move static function out of anon namespace, no functionality change.
[oota-llvm.git] / lib / CodeGen / SelectionDAG / LegalizeDAG.cpp
1 //===-- LegalizeDAG.cpp - Implement SelectionDAG::Legalize ----------------===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 // This file implements the SelectionDAG::Legalize method.
11 //
12 //===----------------------------------------------------------------------===//
13
14 #include "llvm/CodeGen/SelectionDAG.h"
15 #include "llvm/CodeGen/MachineFunction.h"
16 #include "llvm/CodeGen/MachineFrameInfo.h"
17 #include "llvm/CodeGen/MachineJumpTableInfo.h"
18 #include "llvm/CodeGen/MachineModuleInfo.h"
19 #include "llvm/CodeGen/PseudoSourceValue.h"
20 #include "llvm/Target/TargetFrameInfo.h"
21 #include "llvm/Target/TargetLowering.h"
22 #include "llvm/Target/TargetData.h"
23 #include "llvm/Target/TargetMachine.h"
24 #include "llvm/Target/TargetOptions.h"
25 #include "llvm/Target/TargetSubtarget.h"
26 #include "llvm/CallingConv.h"
27 #include "llvm/Constants.h"
28 #include "llvm/DerivedTypes.h"
29 #include "llvm/Support/CommandLine.h"
30 #include "llvm/Support/Compiler.h"
31 #include "llvm/Support/MathExtras.h"
32 #include "llvm/ADT/DenseMap.h"
33 #include "llvm/ADT/SmallVector.h"
34 #include "llvm/ADT/SmallPtrSet.h"
35 #include <map>
36 using namespace llvm;
37
38 #ifndef NDEBUG
39 static cl::opt<bool>
40 ViewLegalizeDAGs("view-legalize-dags", cl::Hidden,
41                  cl::desc("Pop up a window to show dags before legalize"));
42 #else
43 static const bool ViewLegalizeDAGs = 0;
44 #endif
45
46 //===----------------------------------------------------------------------===//
47 /// SelectionDAGLegalize - This takes an arbitrary SelectionDAG as input and
48 /// hacks on it until the target machine can handle it.  This involves
49 /// eliminating value sizes the machine cannot handle (promoting small sizes to
50 /// large sizes or splitting up large values into small values) as well as
51 /// eliminating operations the machine cannot handle.
52 ///
53 /// This code also does a small amount of optimization and recognition of idioms
54 /// as part of its processing.  For example, if a target does not support a
55 /// 'setcc' instruction efficiently, but does support 'brcc' instruction, this
56 /// will attempt merge setcc and brc instructions into brcc's.
57 ///
58 namespace {
59 class VISIBILITY_HIDDEN SelectionDAGLegalize {
60   TargetLowering &TLI;
61   SelectionDAG &DAG;
62
63   // Libcall insertion helpers.
64   
65   /// LastCALLSEQ_END - This keeps track of the CALLSEQ_END node that has been
66   /// legalized.  We use this to ensure that calls are properly serialized
67   /// against each other, including inserted libcalls.
68   SDOperand LastCALLSEQ_END;
69   
70   /// IsLegalizingCall - This member is used *only* for purposes of providing
71   /// helpful assertions that a libcall isn't created while another call is 
72   /// being legalized (which could lead to non-serialized call sequences).
73   bool IsLegalizingCall;
74   
75   enum LegalizeAction {
76     Legal,      // The target natively supports this operation.
77     Promote,    // This operation should be executed in a larger type.
78     Expand      // Try to expand this to other ops, otherwise use a libcall.
79   };
80   
81   /// ValueTypeActions - This is a bitvector that contains two bits for each
82   /// value type, where the two bits correspond to the LegalizeAction enum.
83   /// This can be queried with "getTypeAction(VT)".
84   TargetLowering::ValueTypeActionImpl ValueTypeActions;
85
86   /// LegalizedNodes - For nodes that are of legal width, and that have more
87   /// than one use, this map indicates what regularized operand to use.  This
88   /// allows us to avoid legalizing the same thing more than once.
89   DenseMap<SDOperand, SDOperand> LegalizedNodes;
90
91   /// PromotedNodes - For nodes that are below legal width, and that have more
92   /// than one use, this map indicates what promoted value to use.  This allows
93   /// us to avoid promoting the same thing more than once.
94   DenseMap<SDOperand, SDOperand> PromotedNodes;
95
96   /// ExpandedNodes - For nodes that need to be expanded this map indicates
97   /// which which operands are the expanded version of the input.  This allows
98   /// us to avoid expanding the same node more than once.
99   DenseMap<SDOperand, std::pair<SDOperand, SDOperand> > ExpandedNodes;
100
101   /// SplitNodes - For vector nodes that need to be split, this map indicates
102   /// which which operands are the split version of the input.  This allows us
103   /// to avoid splitting the same node more than once.
104   std::map<SDOperand, std::pair<SDOperand, SDOperand> > SplitNodes;
105   
106   /// ScalarizedNodes - For nodes that need to be converted from vector types to
107   /// scalar types, this contains the mapping of ones we have already
108   /// processed to the result.
109   std::map<SDOperand, SDOperand> ScalarizedNodes;
110   
111   void AddLegalizedOperand(SDOperand From, SDOperand To) {
112     LegalizedNodes.insert(std::make_pair(From, To));
113     // If someone requests legalization of the new node, return itself.
114     if (From != To)
115       LegalizedNodes.insert(std::make_pair(To, To));
116   }
117   void AddPromotedOperand(SDOperand From, SDOperand To) {
118     bool isNew = PromotedNodes.insert(std::make_pair(From, To));
119     assert(isNew && "Got into the map somehow?");
120     // If someone requests legalization of the new node, return itself.
121     LegalizedNodes.insert(std::make_pair(To, To));
122   }
123
124 public:
125
126   SelectionDAGLegalize(SelectionDAG &DAG);
127
128   /// getTypeAction - Return how we should legalize values of this type, either
129   /// it is already legal or we need to expand it into multiple registers of
130   /// smaller integer type, or we need to promote it to a larger type.
131   LegalizeAction getTypeAction(MVT::ValueType VT) const {
132     return (LegalizeAction)ValueTypeActions.getTypeAction(VT);
133   }
134
135   /// isTypeLegal - Return true if this type is legal on this target.
136   ///
137   bool isTypeLegal(MVT::ValueType VT) const {
138     return getTypeAction(VT) == Legal;
139   }
140
141   void LegalizeDAG();
142
143 private:
144   /// HandleOp - Legalize, Promote, or Expand the specified operand as
145   /// appropriate for its type.
146   void HandleOp(SDOperand Op);
147     
148   /// LegalizeOp - We know that the specified value has a legal type.
149   /// Recursively ensure that the operands have legal types, then return the
150   /// result.
151   SDOperand LegalizeOp(SDOperand O);
152   
153   /// UnrollVectorOp - We know that the given vector has a legal type, however
154   /// the operation it performs is not legal and is an operation that we have
155   /// no way of lowering.  "Unroll" the vector, splitting out the scalars and
156   /// operating on each element individually.
157   SDOperand UnrollVectorOp(SDOperand O);
158   
159   /// PerformInsertVectorEltInMemory - Some target cannot handle a variable
160   /// insertion index for the INSERT_VECTOR_ELT instruction.  In this case, it
161   /// is necessary to spill the vector being inserted into to memory, perform
162   /// the insert there, and then read the result back.
163   SDOperand PerformInsertVectorEltInMemory(SDOperand Vec, SDOperand Val,
164                                            SDOperand Idx);
165
166   /// PromoteOp - Given an operation that produces a value in an invalid type,
167   /// promote it to compute the value into a larger type.  The produced value
168   /// will have the correct bits for the low portion of the register, but no
169   /// guarantee is made about the top bits: it may be zero, sign-extended, or
170   /// garbage.
171   SDOperand PromoteOp(SDOperand O);
172
173   /// ExpandOp - Expand the specified SDOperand into its two component pieces
174   /// Lo&Hi.  Note that the Op MUST be an expanded type.  As a result of this,
175   /// the LegalizeNodes map is filled in for any results that are not expanded,
176   /// the ExpandedNodes map is filled in for any results that are expanded, and
177   /// the Lo/Hi values are returned.   This applies to integer types and Vector
178   /// types.
179   void ExpandOp(SDOperand O, SDOperand &Lo, SDOperand &Hi);
180
181   /// SplitVectorOp - Given an operand of vector type, break it down into
182   /// two smaller values.
183   void SplitVectorOp(SDOperand O, SDOperand &Lo, SDOperand &Hi);
184   
185   /// ScalarizeVectorOp - Given an operand of single-element vector type
186   /// (e.g. v1f32), convert it into the equivalent operation that returns a
187   /// scalar (e.g. f32) value.
188   SDOperand ScalarizeVectorOp(SDOperand O);
189   
190   /// isShuffleLegal - Return true if a vector shuffle is legal with the
191   /// specified mask and type.  Targets can specify exactly which masks they
192   /// support and the code generator is tasked with not creating illegal masks.
193   ///
194   /// Note that this will also return true for shuffles that are promoted to a
195   /// different type.
196   ///
197   /// If this is a legal shuffle, this method returns the (possibly promoted)
198   /// build_vector Mask.  If it's not a legal shuffle, it returns null.
199   SDNode *isShuffleLegal(MVT::ValueType VT, SDOperand Mask) const;
200   
201   bool LegalizeAllNodesNotLeadingTo(SDNode *N, SDNode *Dest,
202                                     SmallPtrSet<SDNode*, 32> &NodesLeadingTo);
203
204   void LegalizeSetCCOperands(SDOperand &LHS, SDOperand &RHS, SDOperand &CC);
205     
206   SDOperand ExpandLibCall(RTLIB::Libcall LC, SDNode *Node, bool isSigned,
207                           SDOperand &Hi);
208   SDOperand ExpandIntToFP(bool isSigned, MVT::ValueType DestTy,
209                           SDOperand Source);
210
211   SDOperand EmitStackConvert(SDOperand SrcOp, MVT::ValueType SlotVT, 
212                              MVT::ValueType DestVT);
213   SDOperand ExpandBUILD_VECTOR(SDNode *Node);
214   SDOperand ExpandSCALAR_TO_VECTOR(SDNode *Node);
215   SDOperand ExpandLegalINT_TO_FP(bool isSigned,
216                                  SDOperand LegalOp,
217                                  MVT::ValueType DestVT);
218   SDOperand PromoteLegalINT_TO_FP(SDOperand LegalOp, MVT::ValueType DestVT,
219                                   bool isSigned);
220   SDOperand PromoteLegalFP_TO_INT(SDOperand LegalOp, MVT::ValueType DestVT,
221                                   bool isSigned);
222
223   SDOperand ExpandBSWAP(SDOperand Op);
224   SDOperand ExpandBitCount(unsigned Opc, SDOperand Op);
225   bool ExpandShift(unsigned Opc, SDOperand Op, SDOperand Amt,
226                    SDOperand &Lo, SDOperand &Hi);
227   void ExpandShiftParts(unsigned NodeOp, SDOperand Op, SDOperand Amt,
228                         SDOperand &Lo, SDOperand &Hi);
229
230   SDOperand ExpandEXTRACT_SUBVECTOR(SDOperand Op);
231   SDOperand ExpandEXTRACT_VECTOR_ELT(SDOperand Op);
232 };
233 }
234
235 /// isVectorShuffleLegal - Return true if a vector shuffle is legal with the
236 /// specified mask and type.  Targets can specify exactly which masks they
237 /// support and the code generator is tasked with not creating illegal masks.
238 ///
239 /// Note that this will also return true for shuffles that are promoted to a
240 /// different type.
241 SDNode *SelectionDAGLegalize::isShuffleLegal(MVT::ValueType VT, 
242                                              SDOperand Mask) const {
243   switch (TLI.getOperationAction(ISD::VECTOR_SHUFFLE, VT)) {
244   default: return 0;
245   case TargetLowering::Legal:
246   case TargetLowering::Custom:
247     break;
248   case TargetLowering::Promote: {
249     // If this is promoted to a different type, convert the shuffle mask and
250     // ask if it is legal in the promoted type!
251     MVT::ValueType NVT = TLI.getTypeToPromoteTo(ISD::VECTOR_SHUFFLE, VT);
252
253     // If we changed # elements, change the shuffle mask.
254     unsigned NumEltsGrowth =
255       MVT::getVectorNumElements(NVT) / MVT::getVectorNumElements(VT);
256     assert(NumEltsGrowth && "Cannot promote to vector type with fewer elts!");
257     if (NumEltsGrowth > 1) {
258       // Renumber the elements.
259       SmallVector<SDOperand, 8> Ops;
260       for (unsigned i = 0, e = Mask.getNumOperands(); i != e; ++i) {
261         SDOperand InOp = Mask.getOperand(i);
262         for (unsigned j = 0; j != NumEltsGrowth; ++j) {
263           if (InOp.getOpcode() == ISD::UNDEF)
264             Ops.push_back(DAG.getNode(ISD::UNDEF, MVT::i32));
265           else {
266             unsigned InEltNo = cast<ConstantSDNode>(InOp)->getValue();
267             Ops.push_back(DAG.getConstant(InEltNo*NumEltsGrowth+j, MVT::i32));
268           }
269         }
270       }
271       Mask = DAG.getNode(ISD::BUILD_VECTOR, NVT, &Ops[0], Ops.size());
272     }
273     VT = NVT;
274     break;
275   }
276   }
277   return TLI.isShuffleMaskLegal(Mask, VT) ? Mask.Val : 0;
278 }
279
280 SelectionDAGLegalize::SelectionDAGLegalize(SelectionDAG &dag)
281   : TLI(dag.getTargetLoweringInfo()), DAG(dag),
282     ValueTypeActions(TLI.getValueTypeActions()) {
283   assert(MVT::LAST_VALUETYPE <= 32 &&
284          "Too many value types for ValueTypeActions to hold!");
285 }
286
287 /// ComputeTopDownOrdering - Compute a top-down ordering of the dag, where Order
288 /// contains all of a nodes operands before it contains the node.
289 static void ComputeTopDownOrdering(SelectionDAG &DAG,
290                                    SmallVector<SDNode*, 64> &Order) {
291
292   DenseMap<SDNode*, unsigned> Visited;
293   std::vector<SDNode*> Worklist;
294   Worklist.reserve(128);
295   
296   // Compute ordering from all of the leaves in the graphs, those (like the
297   // entry node) that have no operands.
298   for (SelectionDAG::allnodes_iterator I = DAG.allnodes_begin(),
299        E = DAG.allnodes_end(); I != E; ++I) {
300     if (I->getNumOperands() == 0) {
301       Visited[I] = 0 - 1U;
302       Worklist.push_back(I);
303     }
304   }
305   
306   while (!Worklist.empty()) {
307     SDNode *N = Worklist.back();
308     Worklist.pop_back();
309     
310     if (++Visited[N] != N->getNumOperands())
311       continue;  // Haven't visited all operands yet
312     
313     Order.push_back(N);
314
315     // Now that we have N in, add anything that uses it if all of their operands
316     // are now done.
317     for (SDNode::use_iterator UI = N->use_begin(), E = N->use_end();
318          UI != E; ++UI)
319       Worklist.push_back(UI->getUser());
320   }
321
322   assert(Order.size() == Visited.size() &&
323          Order.size() == 
324          (unsigned)std::distance(DAG.allnodes_begin(), DAG.allnodes_end()) &&
325          "Error: DAG is cyclic!");
326 }
327
328
329 void SelectionDAGLegalize::LegalizeDAG() {
330   LastCALLSEQ_END = DAG.getEntryNode();
331   IsLegalizingCall = false;
332   
333   // The legalize process is inherently a bottom-up recursive process (users
334   // legalize their uses before themselves).  Given infinite stack space, we
335   // could just start legalizing on the root and traverse the whole graph.  In
336   // practice however, this causes us to run out of stack space on large basic
337   // blocks.  To avoid this problem, compute an ordering of the nodes where each
338   // node is only legalized after all of its operands are legalized.
339   SmallVector<SDNode*, 64> Order;
340   ComputeTopDownOrdering(DAG, Order);
341   
342   for (unsigned i = 0, e = Order.size(); i != e; ++i)
343     HandleOp(SDOperand(Order[i], 0));
344
345   // Finally, it's possible the root changed.  Get the new root.
346   SDOperand OldRoot = DAG.getRoot();
347   assert(LegalizedNodes.count(OldRoot) && "Root didn't get legalized?");
348   DAG.setRoot(LegalizedNodes[OldRoot]);
349
350   ExpandedNodes.clear();
351   LegalizedNodes.clear();
352   PromotedNodes.clear();
353   SplitNodes.clear();
354   ScalarizedNodes.clear();
355
356   // Remove dead nodes now.
357   DAG.RemoveDeadNodes();
358 }
359
360
361 /// FindCallEndFromCallStart - Given a chained node that is part of a call
362 /// sequence, find the CALLSEQ_END node that terminates the call sequence.
363 static SDNode *FindCallEndFromCallStart(SDNode *Node) {
364   if (Node->getOpcode() == ISD::CALLSEQ_END)
365     return Node;
366   if (Node->use_empty())
367     return 0;   // No CallSeqEnd
368   
369   // The chain is usually at the end.
370   SDOperand TheChain(Node, Node->getNumValues()-1);
371   if (TheChain.getValueType() != MVT::Other) {
372     // Sometimes it's at the beginning.
373     TheChain = SDOperand(Node, 0);
374     if (TheChain.getValueType() != MVT::Other) {
375       // Otherwise, hunt for it.
376       for (unsigned i = 1, e = Node->getNumValues(); i != e; ++i)
377         if (Node->getValueType(i) == MVT::Other) {
378           TheChain = SDOperand(Node, i);
379           break;
380         }
381           
382       // Otherwise, we walked into a node without a chain.  
383       if (TheChain.getValueType() != MVT::Other)
384         return 0;
385     }
386   }
387   
388   for (SDNode::use_iterator UI = Node->use_begin(),
389        E = Node->use_end(); UI != E; ++UI) {
390     
391     // Make sure to only follow users of our token chain.
392     SDNode *User = UI->getUser();
393     for (unsigned i = 0, e = User->getNumOperands(); i != e; ++i)
394       if (User->getOperand(i) == TheChain)
395         if (SDNode *Result = FindCallEndFromCallStart(User))
396           return Result;
397   }
398   return 0;
399 }
400
401 /// FindCallStartFromCallEnd - Given a chained node that is part of a call 
402 /// sequence, find the CALLSEQ_START node that initiates the call sequence.
403 static SDNode *FindCallStartFromCallEnd(SDNode *Node) {
404   assert(Node && "Didn't find callseq_start for a call??");
405   if (Node->getOpcode() == ISD::CALLSEQ_START) return Node;
406   
407   assert(Node->getOperand(0).getValueType() == MVT::Other &&
408          "Node doesn't have a token chain argument!");
409   return FindCallStartFromCallEnd(Node->getOperand(0).Val);
410 }
411
412 /// LegalizeAllNodesNotLeadingTo - Recursively walk the uses of N, looking to
413 /// see if any uses can reach Dest.  If no dest operands can get to dest, 
414 /// legalize them, legalize ourself, and return false, otherwise, return true.
415 ///
416 /// Keep track of the nodes we fine that actually do lead to Dest in
417 /// NodesLeadingTo.  This avoids retraversing them exponential number of times.
418 ///
419 bool SelectionDAGLegalize::LegalizeAllNodesNotLeadingTo(SDNode *N, SDNode *Dest,
420                                      SmallPtrSet<SDNode*, 32> &NodesLeadingTo) {
421   if (N == Dest) return true;  // N certainly leads to Dest :)
422   
423   // If we've already processed this node and it does lead to Dest, there is no
424   // need to reprocess it.
425   if (NodesLeadingTo.count(N)) return true;
426   
427   // If the first result of this node has been already legalized, then it cannot
428   // reach N.
429   switch (getTypeAction(N->getValueType(0))) {
430   case Legal: 
431     if (LegalizedNodes.count(SDOperand(N, 0))) return false;
432     break;
433   case Promote:
434     if (PromotedNodes.count(SDOperand(N, 0))) return false;
435     break;
436   case Expand:
437     if (ExpandedNodes.count(SDOperand(N, 0))) return false;
438     break;
439   }
440   
441   // Okay, this node has not already been legalized.  Check and legalize all
442   // operands.  If none lead to Dest, then we can legalize this node.
443   bool OperandsLeadToDest = false;
444   for (unsigned i = 0, e = N->getNumOperands(); i != e; ++i)
445     OperandsLeadToDest |=     // If an operand leads to Dest, so do we.
446       LegalizeAllNodesNotLeadingTo(N->getOperand(i).Val, Dest, NodesLeadingTo);
447
448   if (OperandsLeadToDest) {
449     NodesLeadingTo.insert(N);
450     return true;
451   }
452
453   // Okay, this node looks safe, legalize it and return false.
454   HandleOp(SDOperand(N, 0));
455   return false;
456 }
457
458 /// HandleOp - Legalize, Promote, or Expand the specified operand as
459 /// appropriate for its type.
460 void SelectionDAGLegalize::HandleOp(SDOperand Op) {
461   MVT::ValueType VT = Op.getValueType();
462   switch (getTypeAction(VT)) {
463   default: assert(0 && "Bad type action!");
464   case Legal:   (void)LegalizeOp(Op); break;
465   case Promote: (void)PromoteOp(Op); break;
466   case Expand:
467     if (!MVT::isVector(VT)) {
468       // If this is an illegal scalar, expand it into its two component
469       // pieces.
470       SDOperand X, Y;
471       if (Op.getOpcode() == ISD::TargetConstant)
472         break;  // Allow illegal target nodes.
473       ExpandOp(Op, X, Y);
474     } else if (MVT::getVectorNumElements(VT) == 1) {
475       // If this is an illegal single element vector, convert it to a
476       // scalar operation.
477       (void)ScalarizeVectorOp(Op);
478     } else {
479       // Otherwise, this is an illegal multiple element vector.
480       // Split it in half and legalize both parts.
481       SDOperand X, Y;
482       SplitVectorOp(Op, X, Y);
483     }
484     break;
485   }
486 }
487
488 /// ExpandConstantFP - Expands the ConstantFP node to an integer constant or
489 /// a load from the constant pool.
490 static SDOperand ExpandConstantFP(ConstantFPSDNode *CFP, bool UseCP,
491                                   SelectionDAG &DAG, TargetLowering &TLI) {
492   bool Extend = false;
493
494   // If a FP immediate is precise when represented as a float and if the
495   // target can do an extending load from float to double, we put it into
496   // the constant pool as a float, even if it's is statically typed as a
497   // double.  This shrinks FP constants and canonicalizes them for targets where
498   // an FP extending load is the same cost as a normal load (such as on the x87
499   // fp stack or PPC FP unit).
500   MVT::ValueType VT = CFP->getValueType(0);
501   ConstantFP *LLVMC = ConstantFP::get(CFP->getValueAPF());
502   if (!UseCP) {
503     if (VT!=MVT::f64 && VT!=MVT::f32)
504       assert(0 && "Invalid type expansion");
505     return DAG.getConstant(LLVMC->getValueAPF().convertToAPInt(),
506                            (VT == MVT::f64) ? MVT::i64 : MVT::i32);
507   }
508
509   MVT::ValueType OrigVT = VT;
510   MVT::ValueType SVT = VT;
511   while (SVT != MVT::f32) {
512     SVT = (unsigned)SVT - 1;
513     if (CFP->isValueValidForType(SVT, CFP->getValueAPF()) &&
514         // Only do this if the target has a native EXTLOAD instruction from
515         // smaller type.
516         TLI.isLoadXLegal(ISD::EXTLOAD, SVT) &&
517         TLI.ShouldShrinkFPConstant(OrigVT)) {
518       const Type *SType = MVT::getTypeForValueType(SVT);
519       LLVMC = cast<ConstantFP>(ConstantExpr::getFPTrunc(LLVMC, SType));
520       VT = SVT;
521       Extend = true;
522     }
523   }
524
525   SDOperand CPIdx = DAG.getConstantPool(LLVMC, TLI.getPointerTy());
526   if (Extend)
527     return DAG.getExtLoad(ISD::EXTLOAD, OrigVT, DAG.getEntryNode(),
528                           CPIdx, PseudoSourceValue::getConstantPool(),
529                           0, VT);
530   return DAG.getLoad(OrigVT, DAG.getEntryNode(), CPIdx,
531                      PseudoSourceValue::getConstantPool(), 0);
532 }
533
534
535 /// ExpandFCOPYSIGNToBitwiseOps - Expands fcopysign to a series of bitwise
536 /// operations.
537 static
538 SDOperand ExpandFCOPYSIGNToBitwiseOps(SDNode *Node, MVT::ValueType NVT,
539                                       SelectionDAG &DAG, TargetLowering &TLI) {
540   MVT::ValueType VT = Node->getValueType(0);
541   MVT::ValueType SrcVT = Node->getOperand(1).getValueType();
542   assert((SrcVT == MVT::f32 || SrcVT == MVT::f64) &&
543          "fcopysign expansion only supported for f32 and f64");
544   MVT::ValueType SrcNVT = (SrcVT == MVT::f64) ? MVT::i64 : MVT::i32;
545
546   // First get the sign bit of second operand.
547   SDOperand Mask1 = (SrcVT == MVT::f64)
548     ? DAG.getConstantFP(BitsToDouble(1ULL << 63), SrcVT)
549     : DAG.getConstantFP(BitsToFloat(1U << 31), SrcVT);
550   Mask1 = DAG.getNode(ISD::BIT_CONVERT, SrcNVT, Mask1);
551   SDOperand SignBit= DAG.getNode(ISD::BIT_CONVERT, SrcNVT, Node->getOperand(1));
552   SignBit = DAG.getNode(ISD::AND, SrcNVT, SignBit, Mask1);
553   // Shift right or sign-extend it if the two operands have different types.
554   int SizeDiff = MVT::getSizeInBits(SrcNVT) - MVT::getSizeInBits(NVT);
555   if (SizeDiff > 0) {
556     SignBit = DAG.getNode(ISD::SRL, SrcNVT, SignBit,
557                           DAG.getConstant(SizeDiff, TLI.getShiftAmountTy()));
558     SignBit = DAG.getNode(ISD::TRUNCATE, NVT, SignBit);
559   } else if (SizeDiff < 0)
560     SignBit = DAG.getNode(ISD::SIGN_EXTEND, NVT, SignBit);
561
562   // Clear the sign bit of first operand.
563   SDOperand Mask2 = (VT == MVT::f64)
564     ? DAG.getConstantFP(BitsToDouble(~(1ULL << 63)), VT)
565     : DAG.getConstantFP(BitsToFloat(~(1U << 31)), VT);
566   Mask2 = DAG.getNode(ISD::BIT_CONVERT, NVT, Mask2);
567   SDOperand Result = DAG.getNode(ISD::BIT_CONVERT, NVT, Node->getOperand(0));
568   Result = DAG.getNode(ISD::AND, NVT, Result, Mask2);
569
570   // Or the value with the sign bit.
571   Result = DAG.getNode(ISD::OR, NVT, Result, SignBit);
572   return Result;
573 }
574
575 /// ExpandUnalignedStore - Expands an unaligned store to 2 half-size stores.
576 static
577 SDOperand ExpandUnalignedStore(StoreSDNode *ST, SelectionDAG &DAG,
578                                TargetLowering &TLI) {
579   SDOperand Chain = ST->getChain();
580   SDOperand Ptr = ST->getBasePtr();
581   SDOperand Val = ST->getValue();
582   MVT::ValueType VT = Val.getValueType();
583   int Alignment = ST->getAlignment();
584   int SVOffset = ST->getSrcValueOffset();
585   if (MVT::isFloatingPoint(ST->getMemoryVT()) || 
586       MVT::isVector(ST->getMemoryVT())) {
587     // Expand to a bitconvert of the value to the integer type of the 
588     // same size, then a (misaligned) int store.
589     MVT::ValueType intVT;
590     if (MVT::is128BitVector(VT) || VT == MVT::ppcf128 || VT == MVT::f128)
591       intVT = MVT::i128;
592     else if (MVT::is64BitVector(VT) || VT==MVT::f64)
593       intVT = MVT::i64;
594     else if (VT==MVT::f32)
595       intVT = MVT::i32;
596     else
597       assert(0 && "Unaligned store of unsupported type");
598
599     SDOperand Result = DAG.getNode(ISD::BIT_CONVERT, intVT, Val);
600     return DAG.getStore(Chain, Result, Ptr, ST->getSrcValue(),
601                         SVOffset, ST->isVolatile(), Alignment);
602   }
603   assert(MVT::isInteger(ST->getMemoryVT()) &&
604          !MVT::isVector(ST->getMemoryVT()) &&
605          "Unaligned store of unknown type.");
606   // Get the half-size VT
607   MVT::ValueType NewStoredVT = ST->getMemoryVT() - 1;
608   int NumBits = MVT::getSizeInBits(NewStoredVT);
609   int IncrementSize = NumBits / 8;
610
611   // Divide the stored value in two parts.
612   SDOperand ShiftAmount = DAG.getConstant(NumBits, TLI.getShiftAmountTy());
613   SDOperand Lo = Val;
614   SDOperand Hi = DAG.getNode(ISD::SRL, VT, Val, ShiftAmount);
615
616   // Store the two parts
617   SDOperand Store1, Store2;
618   Store1 = DAG.getTruncStore(Chain, TLI.isLittleEndian()?Lo:Hi, Ptr,
619                              ST->getSrcValue(), SVOffset, NewStoredVT,
620                              ST->isVolatile(), Alignment);
621   Ptr = DAG.getNode(ISD::ADD, Ptr.getValueType(), Ptr,
622                     DAG.getConstant(IncrementSize, TLI.getPointerTy()));
623   Alignment = MinAlign(Alignment, IncrementSize);
624   Store2 = DAG.getTruncStore(Chain, TLI.isLittleEndian()?Hi:Lo, Ptr,
625                              ST->getSrcValue(), SVOffset + IncrementSize,
626                              NewStoredVT, ST->isVolatile(), Alignment);
627
628   return DAG.getNode(ISD::TokenFactor, MVT::Other, Store1, Store2);
629 }
630
631 /// ExpandUnalignedLoad - Expands an unaligned load to 2 half-size loads.
632 static
633 SDOperand ExpandUnalignedLoad(LoadSDNode *LD, SelectionDAG &DAG,
634                               TargetLowering &TLI) {
635   int SVOffset = LD->getSrcValueOffset();
636   SDOperand Chain = LD->getChain();
637   SDOperand Ptr = LD->getBasePtr();
638   MVT::ValueType VT = LD->getValueType(0);
639   MVT::ValueType LoadedVT = LD->getMemoryVT();
640   if (MVT::isFloatingPoint(VT) || MVT::isVector(VT)) {
641     // Expand to a (misaligned) integer load of the same size,
642     // then bitconvert to floating point or vector.
643     MVT::ValueType intVT;
644     if (MVT::is128BitVector(LoadedVT) || 
645          LoadedVT == MVT::ppcf128 || LoadedVT == MVT::f128)
646       intVT = MVT::i128;
647     else if (MVT::is64BitVector(LoadedVT) || LoadedVT == MVT::f64)
648       intVT = MVT::i64;
649     else if (LoadedVT == MVT::f32)
650       intVT = MVT::i32;
651     else
652       assert(0 && "Unaligned load of unsupported type");
653
654     SDOperand newLoad = DAG.getLoad(intVT, Chain, Ptr, LD->getSrcValue(),
655                                     SVOffset, LD->isVolatile(), 
656                                     LD->getAlignment());
657     SDOperand Result = DAG.getNode(ISD::BIT_CONVERT, LoadedVT, newLoad);
658     if (MVT::isFloatingPoint(VT) && LoadedVT != VT)
659       Result = DAG.getNode(ISD::FP_EXTEND, VT, Result);
660
661     SDOperand Ops[] = { Result, Chain };
662     return DAG.getNode(ISD::MERGE_VALUES, DAG.getVTList(VT, MVT::Other), 
663                        Ops, 2);
664   }
665   assert(MVT::isInteger(LoadedVT) && !MVT::isVector(LoadedVT) &&
666          "Unaligned load of unsupported type.");
667
668   // Compute the new VT that is half the size of the old one.  This is an
669   // integer MVT.
670   unsigned NumBits = MVT::getSizeInBits(LoadedVT);
671   MVT::ValueType NewLoadedVT;
672   NewLoadedVT = MVT::getIntegerType(NumBits/2);
673   NumBits >>= 1;
674   
675   unsigned Alignment = LD->getAlignment();
676   unsigned IncrementSize = NumBits / 8;
677   ISD::LoadExtType HiExtType = LD->getExtensionType();
678
679   // If the original load is NON_EXTLOAD, the hi part load must be ZEXTLOAD.
680   if (HiExtType == ISD::NON_EXTLOAD)
681     HiExtType = ISD::ZEXTLOAD;
682
683   // Load the value in two parts
684   SDOperand Lo, Hi;
685   if (TLI.isLittleEndian()) {
686     Lo = DAG.getExtLoad(ISD::ZEXTLOAD, VT, Chain, Ptr, LD->getSrcValue(),
687                         SVOffset, NewLoadedVT, LD->isVolatile(), Alignment);
688     Ptr = DAG.getNode(ISD::ADD, Ptr.getValueType(), Ptr,
689                       DAG.getConstant(IncrementSize, TLI.getPointerTy()));
690     Hi = DAG.getExtLoad(HiExtType, VT, Chain, Ptr, LD->getSrcValue(),
691                         SVOffset + IncrementSize, NewLoadedVT, LD->isVolatile(),
692                         MinAlign(Alignment, IncrementSize));
693   } else {
694     Hi = DAG.getExtLoad(HiExtType, VT, Chain, Ptr, LD->getSrcValue(), SVOffset,
695                         NewLoadedVT,LD->isVolatile(), Alignment);
696     Ptr = DAG.getNode(ISD::ADD, Ptr.getValueType(), Ptr,
697                       DAG.getConstant(IncrementSize, TLI.getPointerTy()));
698     Lo = DAG.getExtLoad(ISD::ZEXTLOAD, VT, Chain, Ptr, LD->getSrcValue(),
699                         SVOffset + IncrementSize, NewLoadedVT, LD->isVolatile(),
700                         MinAlign(Alignment, IncrementSize));
701   }
702
703   // aggregate the two parts
704   SDOperand ShiftAmount = DAG.getConstant(NumBits, TLI.getShiftAmountTy());
705   SDOperand Result = DAG.getNode(ISD::SHL, VT, Hi, ShiftAmount);
706   Result = DAG.getNode(ISD::OR, VT, Result, Lo);
707
708   SDOperand TF = DAG.getNode(ISD::TokenFactor, MVT::Other, Lo.getValue(1),
709                              Hi.getValue(1));
710
711   SDOperand Ops[] = { Result, TF };
712   return DAG.getNode(ISD::MERGE_VALUES, DAG.getVTList(VT, MVT::Other), Ops, 2);
713 }
714
715 /// UnrollVectorOp - We know that the given vector has a legal type, however
716 /// the operation it performs is not legal and is an operation that we have
717 /// no way of lowering.  "Unroll" the vector, splitting out the scalars and
718 /// operating on each element individually.
719 SDOperand SelectionDAGLegalize::UnrollVectorOp(SDOperand Op) {
720   MVT::ValueType VT = Op.getValueType();
721   assert(isTypeLegal(VT) &&
722          "Caller should expand or promote operands that are not legal!");
723   assert(Op.Val->getNumValues() == 1 &&
724          "Can't unroll a vector with multiple results!");
725   unsigned NE = MVT::getVectorNumElements(VT);
726   MVT::ValueType EltVT = MVT::getVectorElementType(VT);
727
728   SmallVector<SDOperand, 8> Scalars;
729   SmallVector<SDOperand, 4> Operands(Op.getNumOperands());
730   for (unsigned i = 0; i != NE; ++i) {
731     for (unsigned j = 0; j != Op.getNumOperands(); ++j) {
732       SDOperand Operand = Op.getOperand(j);
733       MVT::ValueType OperandVT = Operand.getValueType();
734       if (MVT::isVector(OperandVT)) {
735         // A vector operand; extract a single element.
736         MVT::ValueType OperandEltVT = MVT::getVectorElementType(OperandVT);
737         Operands[j] = DAG.getNode(ISD::EXTRACT_VECTOR_ELT,
738                                   OperandEltVT,
739                                   Operand,
740                                   DAG.getConstant(i, MVT::i32));
741       } else {
742         // A scalar operand; just use it as is.
743         Operands[j] = Operand;
744       }
745     }
746     Scalars.push_back(DAG.getNode(Op.getOpcode(), EltVT,
747                                   &Operands[0], Operands.size()));
748   }
749
750   return DAG.getNode(ISD::BUILD_VECTOR, VT, &Scalars[0], Scalars.size());
751 }
752
753 /// GetFPLibCall - Return the right libcall for the given floating point type.
754 static RTLIB::Libcall GetFPLibCall(MVT::ValueType VT,
755                                    RTLIB::Libcall Call_F32,
756                                    RTLIB::Libcall Call_F64,
757                                    RTLIB::Libcall Call_F80,
758                                    RTLIB::Libcall Call_PPCF128) {
759   return
760     VT == MVT::f32 ? Call_F32 :
761     VT == MVT::f64 ? Call_F64 :
762     VT == MVT::f80 ? Call_F80 :
763     VT == MVT::ppcf128 ? Call_PPCF128 :
764     RTLIB::UNKNOWN_LIBCALL;
765 }
766
767 /// PerformInsertVectorEltInMemory - Some target cannot handle a variable
768 /// insertion index for the INSERT_VECTOR_ELT instruction.  In this case, it
769 /// is necessary to spill the vector being inserted into to memory, perform
770 /// the insert there, and then read the result back.
771 SDOperand SelectionDAGLegalize::
772 PerformInsertVectorEltInMemory(SDOperand Vec, SDOperand Val, SDOperand Idx) {
773   SDOperand Tmp1 = Vec;
774   SDOperand Tmp2 = Val;
775   SDOperand Tmp3 = Idx;
776   
777   // If the target doesn't support this, we have to spill the input vector
778   // to a temporary stack slot, update the element, then reload it.  This is
779   // badness.  We could also load the value into a vector register (either
780   // with a "move to register" or "extload into register" instruction, then
781   // permute it into place, if the idx is a constant and if the idx is
782   // supported by the target.
783   MVT::ValueType VT    = Tmp1.getValueType();
784   MVT::ValueType EltVT = MVT::getVectorElementType(VT);
785   MVT::ValueType IdxVT = Tmp3.getValueType();
786   MVT::ValueType PtrVT = TLI.getPointerTy();
787   SDOperand StackPtr = DAG.CreateStackTemporary(VT);
788
789   FrameIndexSDNode *StackPtrFI = cast<FrameIndexSDNode>(StackPtr.Val);
790   int SPFI = StackPtrFI->getIndex();
791
792   // Store the vector.
793   SDOperand Ch = DAG.getStore(DAG.getEntryNode(), Tmp1, StackPtr,
794                               PseudoSourceValue::getFixedStack(),
795                               SPFI);
796
797   // Truncate or zero extend offset to target pointer type.
798   unsigned CastOpc = (IdxVT > PtrVT) ? ISD::TRUNCATE : ISD::ZERO_EXTEND;
799   Tmp3 = DAG.getNode(CastOpc, PtrVT, Tmp3);
800   // Add the offset to the index.
801   unsigned EltSize = MVT::getSizeInBits(EltVT)/8;
802   Tmp3 = DAG.getNode(ISD::MUL, IdxVT, Tmp3,DAG.getConstant(EltSize, IdxVT));
803   SDOperand StackPtr2 = DAG.getNode(ISD::ADD, IdxVT, Tmp3, StackPtr);
804   // Store the scalar value.
805   Ch = DAG.getTruncStore(Ch, Tmp2, StackPtr2,
806                          PseudoSourceValue::getFixedStack(), SPFI, EltVT);
807   // Load the updated vector.
808   return DAG.getLoad(VT, Ch, StackPtr, PseudoSourceValue::getFixedStack(),SPFI);
809 }
810
811 /// LegalizeOp - We know that the specified value has a legal type, and
812 /// that its operands are legal.  Now ensure that the operation itself
813 /// is legal, recursively ensuring that the operands' operations remain
814 /// legal.
815 SDOperand SelectionDAGLegalize::LegalizeOp(SDOperand Op) {
816   if (Op.getOpcode() == ISD::TargetConstant) // Allow illegal target nodes.
817     return Op;
818   
819   assert(isTypeLegal(Op.getValueType()) &&
820          "Caller should expand or promote operands that are not legal!");
821   SDNode *Node = Op.Val;
822
823   // If this operation defines any values that cannot be represented in a
824   // register on this target, make sure to expand or promote them.
825   if (Node->getNumValues() > 1) {
826     for (unsigned i = 0, e = Node->getNumValues(); i != e; ++i)
827       if (getTypeAction(Node->getValueType(i)) != Legal) {
828         HandleOp(Op.getValue(i));
829         assert(LegalizedNodes.count(Op) &&
830                "Handling didn't add legal operands!");
831         return LegalizedNodes[Op];
832       }
833   }
834
835   // Note that LegalizeOp may be reentered even from single-use nodes, which
836   // means that we always must cache transformed nodes.
837   DenseMap<SDOperand, SDOperand>::iterator I = LegalizedNodes.find(Op);
838   if (I != LegalizedNodes.end()) return I->second;
839
840   SDOperand Tmp1, Tmp2, Tmp3, Tmp4;
841   SDOperand Result = Op;
842   bool isCustom = false;
843   
844   switch (Node->getOpcode()) {
845   case ISD::FrameIndex:
846   case ISD::EntryToken:
847   case ISD::Register:
848   case ISD::BasicBlock:
849   case ISD::TargetFrameIndex:
850   case ISD::TargetJumpTable:
851   case ISD::TargetConstant:
852   case ISD::TargetConstantFP:
853   case ISD::TargetConstantPool:
854   case ISD::TargetGlobalAddress:
855   case ISD::TargetGlobalTLSAddress:
856   case ISD::TargetExternalSymbol:
857   case ISD::VALUETYPE:
858   case ISD::SRCVALUE:
859   case ISD::MEMOPERAND:
860   case ISD::STRING:
861   case ISD::CONDCODE:
862   case ISD::ARG_FLAGS:
863     // Primitives must all be legal.
864     assert(TLI.isOperationLegal(Node->getOpcode(), Node->getValueType(0)) &&
865            "This must be legal!");
866     break;
867   default:
868     if (Node->getOpcode() >= ISD::BUILTIN_OP_END) {
869       // If this is a target node, legalize it by legalizing the operands then
870       // passing it through.
871       SmallVector<SDOperand, 8> Ops;
872       for (unsigned i = 0, e = Node->getNumOperands(); i != e; ++i)
873         Ops.push_back(LegalizeOp(Node->getOperand(i)));
874
875       Result = DAG.UpdateNodeOperands(Result.getValue(0), &Ops[0], Ops.size());
876
877       for (unsigned i = 0, e = Node->getNumValues(); i != e; ++i)
878         AddLegalizedOperand(Op.getValue(i), Result.getValue(i));
879       return Result.getValue(Op.ResNo);
880     }
881     // Otherwise this is an unhandled builtin node.  splat.
882 #ifndef NDEBUG
883     cerr << "NODE: "; Node->dump(&DAG); cerr << "\n";
884 #endif
885     assert(0 && "Do not know how to legalize this operator!");
886     abort();
887   case ISD::GLOBAL_OFFSET_TABLE:
888   case ISD::GlobalAddress:
889   case ISD::GlobalTLSAddress:
890   case ISD::ExternalSymbol:
891   case ISD::ConstantPool:
892   case ISD::JumpTable: // Nothing to do.
893     switch (TLI.getOperationAction(Node->getOpcode(), Node->getValueType(0))) {
894     default: assert(0 && "This action is not supported yet!");
895     case TargetLowering::Custom:
896       Tmp1 = TLI.LowerOperation(Op, DAG);
897       if (Tmp1.Val) Result = Tmp1;
898       // FALLTHROUGH if the target doesn't want to lower this op after all.
899     case TargetLowering::Legal:
900       break;
901     }
902     break;
903   case ISD::FRAMEADDR:
904   case ISD::RETURNADDR:
905     // The only option for these nodes is to custom lower them.  If the target
906     // does not custom lower them, then return zero.
907     Tmp1 = TLI.LowerOperation(Op, DAG);
908     if (Tmp1.Val) 
909       Result = Tmp1;
910     else
911       Result = DAG.getConstant(0, TLI.getPointerTy());
912     break;
913   case ISD::FRAME_TO_ARGS_OFFSET: {
914     MVT::ValueType VT = Node->getValueType(0);
915     switch (TLI.getOperationAction(Node->getOpcode(), VT)) {
916     default: assert(0 && "This action is not supported yet!");
917     case TargetLowering::Custom:
918       Result = TLI.LowerOperation(Op, DAG);
919       if (Result.Val) break;
920       // Fall Thru
921     case TargetLowering::Legal:
922       Result = DAG.getConstant(0, VT);
923       break;
924     }
925     }
926     break;
927   case ISD::EXCEPTIONADDR: {
928     Tmp1 = LegalizeOp(Node->getOperand(0));
929     MVT::ValueType VT = Node->getValueType(0);
930     switch (TLI.getOperationAction(Node->getOpcode(), VT)) {
931     default: assert(0 && "This action is not supported yet!");
932     case TargetLowering::Expand: {
933         unsigned Reg = TLI.getExceptionAddressRegister();
934         Result = DAG.getCopyFromReg(Tmp1, Reg, VT);
935       }
936       break;
937     case TargetLowering::Custom:
938       Result = TLI.LowerOperation(Op, DAG);
939       if (Result.Val) break;
940       // Fall Thru
941     case TargetLowering::Legal: {
942       SDOperand Ops[] = { DAG.getConstant(0, VT), Tmp1 };
943       Result = DAG.getNode(ISD::MERGE_VALUES, DAG.getVTList(VT, MVT::Other),
944                            Ops, 2);
945       break;
946     }
947     }
948     }
949     if (Result.Val->getNumValues() == 1) break;
950
951     assert(Result.Val->getNumValues() == 2 &&
952            "Cannot return more than two values!");
953
954     // Since we produced two values, make sure to remember that we
955     // legalized both of them.
956     Tmp1 = LegalizeOp(Result);
957     Tmp2 = LegalizeOp(Result.getValue(1));
958     AddLegalizedOperand(Op.getValue(0), Tmp1);
959     AddLegalizedOperand(Op.getValue(1), Tmp2);
960     return Op.ResNo ? Tmp2 : Tmp1;
961   case ISD::EHSELECTION: {
962     Tmp1 = LegalizeOp(Node->getOperand(0));
963     Tmp2 = LegalizeOp(Node->getOperand(1));
964     MVT::ValueType VT = Node->getValueType(0);
965     switch (TLI.getOperationAction(Node->getOpcode(), VT)) {
966     default: assert(0 && "This action is not supported yet!");
967     case TargetLowering::Expand: {
968         unsigned Reg = TLI.getExceptionSelectorRegister();
969         Result = DAG.getCopyFromReg(Tmp2, Reg, VT);
970       }
971       break;
972     case TargetLowering::Custom:
973       Result = TLI.LowerOperation(Op, DAG);
974       if (Result.Val) break;
975       // Fall Thru
976     case TargetLowering::Legal: {
977       SDOperand Ops[] = { DAG.getConstant(0, VT), Tmp2 };
978       Result = DAG.getNode(ISD::MERGE_VALUES, DAG.getVTList(VT, MVT::Other),
979                            Ops, 2);
980       break;
981     }
982     }
983     }
984     if (Result.Val->getNumValues() == 1) break;
985
986     assert(Result.Val->getNumValues() == 2 &&
987            "Cannot return more than two values!");
988
989     // Since we produced two values, make sure to remember that we
990     // legalized both of them.
991     Tmp1 = LegalizeOp(Result);
992     Tmp2 = LegalizeOp(Result.getValue(1));
993     AddLegalizedOperand(Op.getValue(0), Tmp1);
994     AddLegalizedOperand(Op.getValue(1), Tmp2);
995     return Op.ResNo ? Tmp2 : Tmp1;
996   case ISD::EH_RETURN: {
997     MVT::ValueType VT = Node->getValueType(0);
998     // The only "good" option for this node is to custom lower it.
999     switch (TLI.getOperationAction(Node->getOpcode(), VT)) {
1000     default: assert(0 && "This action is not supported at all!");
1001     case TargetLowering::Custom:
1002       Result = TLI.LowerOperation(Op, DAG);
1003       if (Result.Val) break;
1004       // Fall Thru
1005     case TargetLowering::Legal:
1006       // Target does not know, how to lower this, lower to noop
1007       Result = LegalizeOp(Node->getOperand(0));
1008       break;
1009     }
1010     }
1011     break;
1012   case ISD::AssertSext:
1013   case ISD::AssertZext:
1014     Tmp1 = LegalizeOp(Node->getOperand(0));
1015     Result = DAG.UpdateNodeOperands(Result, Tmp1, Node->getOperand(1));
1016     break;
1017   case ISD::MERGE_VALUES:
1018     // Legalize eliminates MERGE_VALUES nodes.
1019     Result = Node->getOperand(Op.ResNo);
1020     break;
1021   case ISD::CopyFromReg:
1022     Tmp1 = LegalizeOp(Node->getOperand(0));
1023     Result = Op.getValue(0);
1024     if (Node->getNumValues() == 2) {
1025       Result = DAG.UpdateNodeOperands(Result, Tmp1, Node->getOperand(1));
1026     } else {
1027       assert(Node->getNumValues() == 3 && "Invalid copyfromreg!");
1028       if (Node->getNumOperands() == 3) {
1029         Tmp2 = LegalizeOp(Node->getOperand(2));
1030         Result = DAG.UpdateNodeOperands(Result, Tmp1, Node->getOperand(1),Tmp2);
1031       } else {
1032         Result = DAG.UpdateNodeOperands(Result, Tmp1, Node->getOperand(1));
1033       }
1034       AddLegalizedOperand(Op.getValue(2), Result.getValue(2));
1035     }
1036     // Since CopyFromReg produces two values, make sure to remember that we
1037     // legalized both of them.
1038     AddLegalizedOperand(Op.getValue(0), Result);
1039     AddLegalizedOperand(Op.getValue(1), Result.getValue(1));
1040     return Result.getValue(Op.ResNo);
1041   case ISD::UNDEF: {
1042     MVT::ValueType VT = Op.getValueType();
1043     switch (TLI.getOperationAction(ISD::UNDEF, VT)) {
1044     default: assert(0 && "This action is not supported yet!");
1045     case TargetLowering::Expand:
1046       if (MVT::isInteger(VT))
1047         Result = DAG.getConstant(0, VT);
1048       else if (MVT::isFloatingPoint(VT))
1049         Result = DAG.getConstantFP(APFloat(APInt(MVT::getSizeInBits(VT), 0)),
1050                                    VT);
1051       else
1052         assert(0 && "Unknown value type!");
1053       break;
1054     case TargetLowering::Legal:
1055       break;
1056     }
1057     break;
1058   }
1059     
1060   case ISD::INTRINSIC_W_CHAIN:
1061   case ISD::INTRINSIC_WO_CHAIN:
1062   case ISD::INTRINSIC_VOID: {
1063     SmallVector<SDOperand, 8> Ops;
1064     for (unsigned i = 0, e = Node->getNumOperands(); i != e; ++i)
1065       Ops.push_back(LegalizeOp(Node->getOperand(i)));
1066     Result = DAG.UpdateNodeOperands(Result, &Ops[0], Ops.size());
1067     
1068     // Allow the target to custom lower its intrinsics if it wants to.
1069     if (TLI.getOperationAction(Node->getOpcode(), MVT::Other) == 
1070         TargetLowering::Custom) {
1071       Tmp3 = TLI.LowerOperation(Result, DAG);
1072       if (Tmp3.Val) Result = Tmp3;
1073     }
1074
1075     if (Result.Val->getNumValues() == 1) break;
1076
1077     // Must have return value and chain result.
1078     assert(Result.Val->getNumValues() == 2 &&
1079            "Cannot return more than two values!");
1080
1081     // Since loads produce two values, make sure to remember that we 
1082     // legalized both of them.
1083     AddLegalizedOperand(SDOperand(Node, 0), Result.getValue(0));
1084     AddLegalizedOperand(SDOperand(Node, 1), Result.getValue(1));
1085     return Result.getValue(Op.ResNo);
1086   }    
1087
1088   case ISD::LOCATION:
1089     assert(Node->getNumOperands() == 5 && "Invalid LOCATION node!");
1090     Tmp1 = LegalizeOp(Node->getOperand(0));  // Legalize the input chain.
1091     
1092     switch (TLI.getOperationAction(ISD::LOCATION, MVT::Other)) {
1093     case TargetLowering::Promote:
1094     default: assert(0 && "This action is not supported yet!");
1095     case TargetLowering::Expand: {
1096       MachineModuleInfo *MMI = DAG.getMachineModuleInfo();
1097       bool useDEBUG_LOC = TLI.isOperationLegal(ISD::DEBUG_LOC, MVT::Other);
1098       bool useLABEL = TLI.isOperationLegal(ISD::LABEL, MVT::Other);
1099       
1100       if (MMI && (useDEBUG_LOC || useLABEL)) {
1101         const std::string &FName =
1102           cast<StringSDNode>(Node->getOperand(3))->getValue();
1103         const std::string &DirName = 
1104           cast<StringSDNode>(Node->getOperand(4))->getValue();
1105         unsigned SrcFile = MMI->RecordSource(DirName, FName);
1106
1107         SmallVector<SDOperand, 8> Ops;
1108         Ops.push_back(Tmp1);  // chain
1109         SDOperand LineOp = Node->getOperand(1);
1110         SDOperand ColOp = Node->getOperand(2);
1111         
1112         if (useDEBUG_LOC) {
1113           Ops.push_back(LineOp);  // line #
1114           Ops.push_back(ColOp);  // col #
1115           Ops.push_back(DAG.getConstant(SrcFile, MVT::i32));  // source file id
1116           Result = DAG.getNode(ISD::DEBUG_LOC, MVT::Other, &Ops[0], Ops.size());
1117         } else {
1118           unsigned Line = cast<ConstantSDNode>(LineOp)->getValue();
1119           unsigned Col = cast<ConstantSDNode>(ColOp)->getValue();
1120           unsigned ID = MMI->RecordSourceLine(Line, Col, SrcFile);
1121           Ops.push_back(DAG.getConstant(ID, MVT::i32));
1122           Ops.push_back(DAG.getConstant(0, MVT::i32)); // a debug label
1123           Result = DAG.getNode(ISD::LABEL, MVT::Other, &Ops[0], Ops.size());
1124         }
1125       } else {
1126         Result = Tmp1;  // chain
1127       }
1128       break;
1129     }
1130     case TargetLowering::Legal:
1131       if (Tmp1 != Node->getOperand(0) ||
1132           getTypeAction(Node->getOperand(1).getValueType()) == Promote) {
1133         SmallVector<SDOperand, 8> Ops;
1134         Ops.push_back(Tmp1);
1135         if (getTypeAction(Node->getOperand(1).getValueType()) == Legal) {
1136           Ops.push_back(Node->getOperand(1));  // line # must be legal.
1137           Ops.push_back(Node->getOperand(2));  // col # must be legal.
1138         } else {
1139           // Otherwise promote them.
1140           Ops.push_back(PromoteOp(Node->getOperand(1)));
1141           Ops.push_back(PromoteOp(Node->getOperand(2)));
1142         }
1143         Ops.push_back(Node->getOperand(3));  // filename must be legal.
1144         Ops.push_back(Node->getOperand(4));  // working dir # must be legal.
1145         Result = DAG.UpdateNodeOperands(Result, &Ops[0], Ops.size());
1146       }
1147       break;
1148     }
1149     break;
1150
1151   case ISD::DECLARE:
1152     assert(Node->getNumOperands() == 3 && "Invalid DECLARE node!");
1153     switch (TLI.getOperationAction(ISD::DECLARE, MVT::Other)) {
1154     default: assert(0 && "This action is not supported yet!");
1155     case TargetLowering::Legal:
1156       Tmp1 = LegalizeOp(Node->getOperand(0));  // Legalize the chain.
1157       Tmp2 = LegalizeOp(Node->getOperand(1));  // Legalize the address.
1158       Tmp3 = LegalizeOp(Node->getOperand(2));  // Legalize the variable.
1159       Result = DAG.UpdateNodeOperands(Result, Tmp1, Tmp2, Tmp3);
1160       break;
1161     case TargetLowering::Expand:
1162       Result = LegalizeOp(Node->getOperand(0));
1163       break;
1164     }
1165     break;    
1166     
1167   case ISD::DEBUG_LOC:
1168     assert(Node->getNumOperands() == 4 && "Invalid DEBUG_LOC node!");
1169     switch (TLI.getOperationAction(ISD::DEBUG_LOC, MVT::Other)) {
1170     default: assert(0 && "This action is not supported yet!");
1171     case TargetLowering::Legal:
1172       Tmp1 = LegalizeOp(Node->getOperand(0));  // Legalize the chain.
1173       Tmp2 = LegalizeOp(Node->getOperand(1));  // Legalize the line #.
1174       Tmp3 = LegalizeOp(Node->getOperand(2));  // Legalize the col #.
1175       Tmp4 = LegalizeOp(Node->getOperand(3));  // Legalize the source file id.
1176       Result = DAG.UpdateNodeOperands(Result, Tmp1, Tmp2, Tmp3, Tmp4);
1177       break;
1178     }
1179     break;    
1180
1181   case ISD::LABEL:
1182     assert(Node->getNumOperands() == 3 && "Invalid LABEL node!");
1183     switch (TLI.getOperationAction(ISD::LABEL, MVT::Other)) {
1184     default: assert(0 && "This action is not supported yet!");
1185     case TargetLowering::Legal:
1186       Tmp1 = LegalizeOp(Node->getOperand(0));  // Legalize the chain.
1187       Tmp2 = LegalizeOp(Node->getOperand(1));  // Legalize the label id.
1188       Tmp3 = LegalizeOp(Node->getOperand(2));  // Legalize the "flavor" operand.
1189       Result = DAG.UpdateNodeOperands(Result, Tmp1, Tmp2, Tmp3);
1190       break;
1191     case TargetLowering::Expand:
1192       Result = LegalizeOp(Node->getOperand(0));
1193       break;
1194     }
1195     break;
1196
1197   case ISD::PREFETCH:
1198     assert(Node->getNumOperands() == 4 && "Invalid Prefetch node!");
1199     switch (TLI.getOperationAction(ISD::PREFETCH, MVT::Other)) {
1200     default: assert(0 && "This action is not supported yet!");
1201     case TargetLowering::Legal:
1202       Tmp1 = LegalizeOp(Node->getOperand(0));  // Legalize the chain.
1203       Tmp2 = LegalizeOp(Node->getOperand(1));  // Legalize the address.
1204       Tmp3 = LegalizeOp(Node->getOperand(2));  // Legalize the rw specifier.
1205       Tmp4 = LegalizeOp(Node->getOperand(3));  // Legalize locality specifier.
1206       Result = DAG.UpdateNodeOperands(Result, Tmp1, Tmp2, Tmp3, Tmp4);
1207       break;
1208     case TargetLowering::Expand:
1209       // It's a noop.
1210       Result = LegalizeOp(Node->getOperand(0));
1211       break;
1212     }
1213     break;
1214
1215   case ISD::MEMBARRIER: {
1216     assert(Node->getNumOperands() == 6 && "Invalid MemBarrier node!");
1217     switch (TLI.getOperationAction(ISD::MEMBARRIER, MVT::Other)) {
1218     default: assert(0 && "This action is not supported yet!");
1219     case TargetLowering::Legal: {
1220       SDOperand Ops[6];
1221       Ops[0] = LegalizeOp(Node->getOperand(0));  // Legalize the chain.
1222       for (int x = 1; x < 6; ++x) {
1223         Ops[x] = Node->getOperand(x);
1224         if (!isTypeLegal(Ops[x].getValueType()))
1225           Ops[x] = PromoteOp(Ops[x]);
1226       }
1227       Result = DAG.UpdateNodeOperands(Result, &Ops[0], 6);
1228       break;
1229     }
1230     case TargetLowering::Expand:
1231       //There is no libgcc call for this op
1232       Result = Node->getOperand(0);  // Noop
1233     break;
1234     }
1235     break;
1236   }
1237
1238   case ISD::ATOMIC_LCS:
1239   case ISD::ATOMIC_LAS:
1240   case ISD::ATOMIC_SWAP: {
1241     assert(((Node->getNumOperands() == 4 && Node->getOpcode() == ISD::ATOMIC_LCS) ||
1242             (Node->getNumOperands() == 3 && Node->getOpcode() == ISD::ATOMIC_LAS) ||
1243             (Node->getNumOperands() == 3 && Node->getOpcode() == ISD::ATOMIC_SWAP)) &&
1244            "Invalid Atomic node!");
1245     int num = Node->getOpcode() == ISD::ATOMIC_LCS ? 4 : 3;
1246     SDOperand Ops[4];
1247     for (int x = 0; x < num; ++x)
1248       Ops[x] = LegalizeOp(Node->getOperand(x));
1249     Result = DAG.UpdateNodeOperands(Result, &Ops[0], num);
1250     
1251     switch (TLI.getOperationAction(Node->getOpcode(), Node->getValueType(0))) {
1252     default: assert(0 && "This action is not supported yet!");
1253     case TargetLowering::Custom:
1254       Result = TLI.LowerOperation(Result, DAG);
1255       break;
1256     case TargetLowering::Legal:
1257       break;
1258     }
1259     AddLegalizedOperand(SDOperand(Node, 0), Result.getValue(0));
1260     AddLegalizedOperand(SDOperand(Node, 1), Result.getValue(1));
1261     return Result.getValue(Op.ResNo);
1262   }
1263
1264   case ISD::Constant: {
1265     ConstantSDNode *CN = cast<ConstantSDNode>(Node);
1266     unsigned opAction =
1267       TLI.getOperationAction(ISD::Constant, CN->getValueType(0));
1268
1269     // We know we don't need to expand constants here, constants only have one
1270     // value and we check that it is fine above.
1271
1272     if (opAction == TargetLowering::Custom) {
1273       Tmp1 = TLI.LowerOperation(Result, DAG);
1274       if (Tmp1.Val)
1275         Result = Tmp1;
1276     }
1277     break;
1278   }
1279   case ISD::ConstantFP: {
1280     // Spill FP immediates to the constant pool if the target cannot directly
1281     // codegen them.  Targets often have some immediate values that can be
1282     // efficiently generated into an FP register without a load.  We explicitly
1283     // leave these constants as ConstantFP nodes for the target to deal with.
1284     ConstantFPSDNode *CFP = cast<ConstantFPSDNode>(Node);
1285
1286     switch (TLI.getOperationAction(ISD::ConstantFP, CFP->getValueType(0))) {
1287     default: assert(0 && "This action is not supported yet!");
1288     case TargetLowering::Legal:
1289       break;
1290     case TargetLowering::Custom:
1291       Tmp3 = TLI.LowerOperation(Result, DAG);
1292       if (Tmp3.Val) {
1293         Result = Tmp3;
1294         break;
1295       }
1296       // FALLTHROUGH
1297     case TargetLowering::Expand: {
1298       // Check to see if this FP immediate is already legal.
1299       bool isLegal = false;
1300       for (TargetLowering::legal_fpimm_iterator I = TLI.legal_fpimm_begin(),
1301              E = TLI.legal_fpimm_end(); I != E; ++I) {
1302         if (CFP->isExactlyValue(*I)) {
1303           isLegal = true;
1304           break;
1305         }
1306       }
1307       // If this is a legal constant, turn it into a TargetConstantFP node.
1308       if (isLegal)
1309         break;
1310       Result = ExpandConstantFP(CFP, true, DAG, TLI);
1311     }
1312     }
1313     break;
1314   }
1315   case ISD::TokenFactor:
1316     if (Node->getNumOperands() == 2) {
1317       Tmp1 = LegalizeOp(Node->getOperand(0));
1318       Tmp2 = LegalizeOp(Node->getOperand(1));
1319       Result = DAG.UpdateNodeOperands(Result, Tmp1, Tmp2);
1320     } else if (Node->getNumOperands() == 3) {
1321       Tmp1 = LegalizeOp(Node->getOperand(0));
1322       Tmp2 = LegalizeOp(Node->getOperand(1));
1323       Tmp3 = LegalizeOp(Node->getOperand(2));
1324       Result = DAG.UpdateNodeOperands(Result, Tmp1, Tmp2, Tmp3);
1325     } else {
1326       SmallVector<SDOperand, 8> Ops;
1327       // Legalize the operands.
1328       for (unsigned i = 0, e = Node->getNumOperands(); i != e; ++i)
1329         Ops.push_back(LegalizeOp(Node->getOperand(i)));
1330       Result = DAG.UpdateNodeOperands(Result, &Ops[0], Ops.size());
1331     }
1332     break;
1333     
1334   case ISD::FORMAL_ARGUMENTS:
1335   case ISD::CALL:
1336     // The only option for this is to custom lower it.
1337     Tmp3 = TLI.LowerOperation(Result.getValue(0), DAG);
1338     assert(Tmp3.Val && "Target didn't custom lower this node!");
1339     // A call within a calling sequence must be legalized to something
1340     // other than the normal CALLSEQ_END.  Violating this gets Legalize
1341     // into an infinite loop.
1342     assert ((!IsLegalizingCall ||
1343              Node->getOpcode() != ISD::CALL ||
1344              Tmp3.Val->getOpcode() != ISD::CALLSEQ_END) &&
1345             "Nested CALLSEQ_START..CALLSEQ_END not supported.");
1346
1347     // The number of incoming and outgoing values should match; unless the final
1348     // outgoing value is a flag.
1349     assert((Tmp3.Val->getNumValues() == Result.Val->getNumValues() ||
1350             (Tmp3.Val->getNumValues() == Result.Val->getNumValues() + 1 &&
1351              Tmp3.Val->getValueType(Tmp3.Val->getNumValues() - 1) ==
1352                MVT::Flag)) &&
1353            "Lowering call/formal_arguments produced unexpected # results!");
1354     
1355     // Since CALL/FORMAL_ARGUMENTS nodes produce multiple values, make sure to
1356     // remember that we legalized all of them, so it doesn't get relegalized.
1357     for (unsigned i = 0, e = Tmp3.Val->getNumValues(); i != e; ++i) {
1358       if (Tmp3.Val->getValueType(i) == MVT::Flag)
1359         continue;
1360       Tmp1 = LegalizeOp(Tmp3.getValue(i));
1361       if (Op.ResNo == i)
1362         Tmp2 = Tmp1;
1363       AddLegalizedOperand(SDOperand(Node, i), Tmp1);
1364     }
1365     return Tmp2;
1366    case ISD::EXTRACT_SUBREG: {
1367       Tmp1 = LegalizeOp(Node->getOperand(0));
1368       ConstantSDNode *idx = dyn_cast<ConstantSDNode>(Node->getOperand(1));
1369       assert(idx && "Operand must be a constant");
1370       Tmp2 = DAG.getTargetConstant(idx->getValue(), idx->getValueType(0));
1371       Result = DAG.UpdateNodeOperands(Result, Tmp1, Tmp2);
1372     }
1373     break;
1374   case ISD::INSERT_SUBREG: {
1375       Tmp1 = LegalizeOp(Node->getOperand(0));
1376       Tmp2 = LegalizeOp(Node->getOperand(1));      
1377       ConstantSDNode *idx = dyn_cast<ConstantSDNode>(Node->getOperand(2));
1378       assert(idx && "Operand must be a constant");
1379       Tmp3 = DAG.getTargetConstant(idx->getValue(), idx->getValueType(0));
1380       Result = DAG.UpdateNodeOperands(Result, Tmp1, Tmp2, Tmp3);
1381     }
1382     break;      
1383   case ISD::BUILD_VECTOR:
1384     switch (TLI.getOperationAction(ISD::BUILD_VECTOR, Node->getValueType(0))) {
1385     default: assert(0 && "This action is not supported yet!");
1386     case TargetLowering::Custom:
1387       Tmp3 = TLI.LowerOperation(Result, DAG);
1388       if (Tmp3.Val) {
1389         Result = Tmp3;
1390         break;
1391       }
1392       // FALLTHROUGH
1393     case TargetLowering::Expand:
1394       Result = ExpandBUILD_VECTOR(Result.Val);
1395       break;
1396     }
1397     break;
1398   case ISD::INSERT_VECTOR_ELT:
1399     Tmp1 = LegalizeOp(Node->getOperand(0));  // InVec
1400     Tmp3 = LegalizeOp(Node->getOperand(2));  // InEltNo
1401
1402     // The type of the value to insert may not be legal, even though the vector
1403     // type is legal.  Legalize/Promote accordingly.  We do not handle Expand
1404     // here.
1405     switch (getTypeAction(Node->getOperand(1).getValueType())) {
1406     default: assert(0 && "Cannot expand insert element operand");
1407     case Legal:   Tmp2 = LegalizeOp(Node->getOperand(1)); break;
1408     case Promote: Tmp2 = PromoteOp(Node->getOperand(1));  break;
1409     }
1410     Result = DAG.UpdateNodeOperands(Result, Tmp1, Tmp2, Tmp3);
1411     
1412     switch (TLI.getOperationAction(ISD::INSERT_VECTOR_ELT,
1413                                    Node->getValueType(0))) {
1414     default: assert(0 && "This action is not supported yet!");
1415     case TargetLowering::Legal:
1416       break;
1417     case TargetLowering::Custom:
1418       Tmp4 = TLI.LowerOperation(Result, DAG);
1419       if (Tmp4.Val) {
1420         Result = Tmp4;
1421         break;
1422       }
1423       // FALLTHROUGH
1424     case TargetLowering::Expand: {
1425       // If the insert index is a constant, codegen this as a scalar_to_vector,
1426       // then a shuffle that inserts it into the right position in the vector.
1427       if (ConstantSDNode *InsertPos = dyn_cast<ConstantSDNode>(Tmp3)) {
1428         // SCALAR_TO_VECTOR requires that the type of the value being inserted
1429         // match the element type of the vector being created.
1430         if (Tmp2.getValueType() == 
1431             MVT::getVectorElementType(Op.getValueType())) {
1432           SDOperand ScVec = DAG.getNode(ISD::SCALAR_TO_VECTOR, 
1433                                         Tmp1.getValueType(), Tmp2);
1434           
1435           unsigned NumElts = MVT::getVectorNumElements(Tmp1.getValueType());
1436           MVT::ValueType ShufMaskVT = MVT::getIntVectorWithNumElements(NumElts);
1437           MVT::ValueType ShufMaskEltVT = MVT::getVectorElementType(ShufMaskVT);
1438           
1439           // We generate a shuffle of InVec and ScVec, so the shuffle mask
1440           // should be 0,1,2,3,4,5... with the appropriate element replaced with
1441           // elt 0 of the RHS.
1442           SmallVector<SDOperand, 8> ShufOps;
1443           for (unsigned i = 0; i != NumElts; ++i) {
1444             if (i != InsertPos->getValue())
1445               ShufOps.push_back(DAG.getConstant(i, ShufMaskEltVT));
1446             else
1447               ShufOps.push_back(DAG.getConstant(NumElts, ShufMaskEltVT));
1448           }
1449           SDOperand ShufMask = DAG.getNode(ISD::BUILD_VECTOR, ShufMaskVT,
1450                                            &ShufOps[0], ShufOps.size());
1451           
1452           Result = DAG.getNode(ISD::VECTOR_SHUFFLE, Tmp1.getValueType(),
1453                                Tmp1, ScVec, ShufMask);
1454           Result = LegalizeOp(Result);
1455           break;
1456         }
1457       }
1458       Result = PerformInsertVectorEltInMemory(Tmp1, Tmp2, Tmp3);
1459       break;
1460     }
1461     }
1462     break;
1463   case ISD::SCALAR_TO_VECTOR:
1464     if (!TLI.isTypeLegal(Node->getOperand(0).getValueType())) {
1465       Result = LegalizeOp(ExpandSCALAR_TO_VECTOR(Node));
1466       break;
1467     }
1468     
1469     Tmp1 = LegalizeOp(Node->getOperand(0));  // InVal
1470     Result = DAG.UpdateNodeOperands(Result, Tmp1);
1471     switch (TLI.getOperationAction(ISD::SCALAR_TO_VECTOR,
1472                                    Node->getValueType(0))) {
1473     default: assert(0 && "This action is not supported yet!");
1474     case TargetLowering::Legal:
1475       break;
1476     case TargetLowering::Custom:
1477       Tmp3 = TLI.LowerOperation(Result, DAG);
1478       if (Tmp3.Val) {
1479         Result = Tmp3;
1480         break;
1481       }
1482       // FALLTHROUGH
1483     case TargetLowering::Expand:
1484       Result = LegalizeOp(ExpandSCALAR_TO_VECTOR(Node));
1485       break;
1486     }
1487     break;
1488   case ISD::VECTOR_SHUFFLE:
1489     Tmp1 = LegalizeOp(Node->getOperand(0));   // Legalize the input vectors,
1490     Tmp2 = LegalizeOp(Node->getOperand(1));   // but not the shuffle mask.
1491     Result = DAG.UpdateNodeOperands(Result, Tmp1, Tmp2, Node->getOperand(2));
1492
1493     // Allow targets to custom lower the SHUFFLEs they support.
1494     switch (TLI.getOperationAction(ISD::VECTOR_SHUFFLE,Result.getValueType())) {
1495     default: assert(0 && "Unknown operation action!");
1496     case TargetLowering::Legal:
1497       assert(isShuffleLegal(Result.getValueType(), Node->getOperand(2)) &&
1498              "vector shuffle should not be created if not legal!");
1499       break;
1500     case TargetLowering::Custom:
1501       Tmp3 = TLI.LowerOperation(Result, DAG);
1502       if (Tmp3.Val) {
1503         Result = Tmp3;
1504         break;
1505       }
1506       // FALLTHROUGH
1507     case TargetLowering::Expand: {
1508       MVT::ValueType VT = Node->getValueType(0);
1509       MVT::ValueType EltVT = MVT::getVectorElementType(VT);
1510       MVT::ValueType PtrVT = TLI.getPointerTy();
1511       SDOperand Mask = Node->getOperand(2);
1512       unsigned NumElems = Mask.getNumOperands();
1513       SmallVector<SDOperand,8> Ops;
1514       for (unsigned i = 0; i != NumElems; ++i) {
1515         SDOperand Arg = Mask.getOperand(i);
1516         if (Arg.getOpcode() == ISD::UNDEF) {
1517           Ops.push_back(DAG.getNode(ISD::UNDEF, EltVT));
1518         } else {
1519           assert(isa<ConstantSDNode>(Arg) && "Invalid VECTOR_SHUFFLE mask!");
1520           unsigned Idx = cast<ConstantSDNode>(Arg)->getValue();
1521           if (Idx < NumElems)
1522             Ops.push_back(DAG.getNode(ISD::EXTRACT_VECTOR_ELT, EltVT, Tmp1,
1523                                       DAG.getConstant(Idx, PtrVT)));
1524           else
1525             Ops.push_back(DAG.getNode(ISD::EXTRACT_VECTOR_ELT, EltVT, Tmp2,
1526                                       DAG.getConstant(Idx - NumElems, PtrVT)));
1527         }
1528       }
1529       Result = DAG.getNode(ISD::BUILD_VECTOR, VT, &Ops[0], Ops.size());
1530       break;
1531     }
1532     case TargetLowering::Promote: {
1533       // Change base type to a different vector type.
1534       MVT::ValueType OVT = Node->getValueType(0);
1535       MVT::ValueType NVT = TLI.getTypeToPromoteTo(Node->getOpcode(), OVT);
1536
1537       // Cast the two input vectors.
1538       Tmp1 = DAG.getNode(ISD::BIT_CONVERT, NVT, Tmp1);
1539       Tmp2 = DAG.getNode(ISD::BIT_CONVERT, NVT, Tmp2);
1540       
1541       // Convert the shuffle mask to the right # elements.
1542       Tmp3 = SDOperand(isShuffleLegal(OVT, Node->getOperand(2)), 0);
1543       assert(Tmp3.Val && "Shuffle not legal?");
1544       Result = DAG.getNode(ISD::VECTOR_SHUFFLE, NVT, Tmp1, Tmp2, Tmp3);
1545       Result = DAG.getNode(ISD::BIT_CONVERT, OVT, Result);
1546       break;
1547     }
1548     }
1549     break;
1550   
1551   case ISD::EXTRACT_VECTOR_ELT:
1552     Tmp1 = Node->getOperand(0);
1553     Tmp2 = LegalizeOp(Node->getOperand(1));
1554     Result = DAG.UpdateNodeOperands(Result, Tmp1, Tmp2);
1555     Result = ExpandEXTRACT_VECTOR_ELT(Result);
1556     break;
1557
1558   case ISD::EXTRACT_SUBVECTOR: 
1559     Tmp1 = Node->getOperand(0);
1560     Tmp2 = LegalizeOp(Node->getOperand(1));
1561     Result = DAG.UpdateNodeOperands(Result, Tmp1, Tmp2);
1562     Result = ExpandEXTRACT_SUBVECTOR(Result);
1563     break;
1564     
1565   case ISD::CALLSEQ_START: {
1566     SDNode *CallEnd = FindCallEndFromCallStart(Node);
1567     
1568     // Recursively Legalize all of the inputs of the call end that do not lead
1569     // to this call start.  This ensures that any libcalls that need be inserted
1570     // are inserted *before* the CALLSEQ_START.
1571     {SmallPtrSet<SDNode*, 32> NodesLeadingTo;
1572     for (unsigned i = 0, e = CallEnd->getNumOperands(); i != e; ++i)
1573       LegalizeAllNodesNotLeadingTo(CallEnd->getOperand(i).Val, Node,
1574                                    NodesLeadingTo);
1575     }
1576
1577     // Now that we legalized all of the inputs (which may have inserted
1578     // libcalls) create the new CALLSEQ_START node.
1579     Tmp1 = LegalizeOp(Node->getOperand(0));  // Legalize the chain.
1580
1581     // Merge in the last call, to ensure that this call start after the last
1582     // call ended.
1583     if (LastCALLSEQ_END.getOpcode() != ISD::EntryToken) {
1584       Tmp1 = DAG.getNode(ISD::TokenFactor, MVT::Other, Tmp1, LastCALLSEQ_END);
1585       Tmp1 = LegalizeOp(Tmp1);
1586     }
1587       
1588     // Do not try to legalize the target-specific arguments (#1+).
1589     if (Tmp1 != Node->getOperand(0)) {
1590       SmallVector<SDOperand, 8> Ops(Node->op_begin(), Node->op_end());
1591       Ops[0] = Tmp1;
1592       Result = DAG.UpdateNodeOperands(Result, &Ops[0], Ops.size());
1593     }
1594     
1595     // Remember that the CALLSEQ_START is legalized.
1596     AddLegalizedOperand(Op.getValue(0), Result);
1597     if (Node->getNumValues() == 2)    // If this has a flag result, remember it.
1598       AddLegalizedOperand(Op.getValue(1), Result.getValue(1));
1599     
1600     // Now that the callseq_start and all of the non-call nodes above this call
1601     // sequence have been legalized, legalize the call itself.  During this 
1602     // process, no libcalls can/will be inserted, guaranteeing that no calls
1603     // can overlap.
1604     assert(!IsLegalizingCall && "Inconsistent sequentialization of calls!");
1605     SDOperand InCallSEQ = LastCALLSEQ_END;
1606     // Note that we are selecting this call!
1607     LastCALLSEQ_END = SDOperand(CallEnd, 0);
1608     IsLegalizingCall = true;
1609     
1610     // Legalize the call, starting from the CALLSEQ_END.
1611     LegalizeOp(LastCALLSEQ_END);
1612     assert(!IsLegalizingCall && "CALLSEQ_END should have cleared this!");
1613     return Result;
1614   }
1615   case ISD::CALLSEQ_END:
1616     // If the CALLSEQ_START node hasn't been legalized first, legalize it.  This
1617     // will cause this node to be legalized as well as handling libcalls right.
1618     if (LastCALLSEQ_END.Val != Node) {
1619       LegalizeOp(SDOperand(FindCallStartFromCallEnd(Node), 0));
1620       DenseMap<SDOperand, SDOperand>::iterator I = LegalizedNodes.find(Op);
1621       assert(I != LegalizedNodes.end() &&
1622              "Legalizing the call start should have legalized this node!");
1623       return I->second;
1624     }
1625     
1626     // Otherwise, the call start has been legalized and everything is going 
1627     // according to plan.  Just legalize ourselves normally here.
1628     Tmp1 = LegalizeOp(Node->getOperand(0));  // Legalize the chain.
1629     // Do not try to legalize the target-specific arguments (#1+), except for
1630     // an optional flag input.
1631     if (Node->getOperand(Node->getNumOperands()-1).getValueType() != MVT::Flag){
1632       if (Tmp1 != Node->getOperand(0)) {
1633         SmallVector<SDOperand, 8> Ops(Node->op_begin(), Node->op_end());
1634         Ops[0] = Tmp1;
1635         Result = DAG.UpdateNodeOperands(Result, &Ops[0], Ops.size());
1636       }
1637     } else {
1638       Tmp2 = LegalizeOp(Node->getOperand(Node->getNumOperands()-1));
1639       if (Tmp1 != Node->getOperand(0) ||
1640           Tmp2 != Node->getOperand(Node->getNumOperands()-1)) {
1641         SmallVector<SDOperand, 8> Ops(Node->op_begin(), Node->op_end());
1642         Ops[0] = Tmp1;
1643         Ops.back() = Tmp2;
1644         Result = DAG.UpdateNodeOperands(Result, &Ops[0], Ops.size());
1645       }
1646     }
1647     assert(IsLegalizingCall && "Call sequence imbalance between start/end?");
1648     // This finishes up call legalization.
1649     IsLegalizingCall = false;
1650     
1651     // If the CALLSEQ_END node has a flag, remember that we legalized it.
1652     AddLegalizedOperand(SDOperand(Node, 0), Result.getValue(0));
1653     if (Node->getNumValues() == 2)
1654       AddLegalizedOperand(SDOperand(Node, 1), Result.getValue(1));
1655     return Result.getValue(Op.ResNo);
1656   case ISD::DYNAMIC_STACKALLOC: {
1657     MVT::ValueType VT = Node->getValueType(0);
1658     Tmp1 = LegalizeOp(Node->getOperand(0));  // Legalize the chain.
1659     Tmp2 = LegalizeOp(Node->getOperand(1));  // Legalize the size.
1660     Tmp3 = LegalizeOp(Node->getOperand(2));  // Legalize the alignment.
1661     Result = DAG.UpdateNodeOperands(Result, Tmp1, Tmp2, Tmp3);
1662
1663     Tmp1 = Result.getValue(0);
1664     Tmp2 = Result.getValue(1);
1665     switch (TLI.getOperationAction(Node->getOpcode(), VT)) {
1666     default: assert(0 && "This action is not supported yet!");
1667     case TargetLowering::Expand: {
1668       unsigned SPReg = TLI.getStackPointerRegisterToSaveRestore();
1669       assert(SPReg && "Target cannot require DYNAMIC_STACKALLOC expansion and"
1670              " not tell us which reg is the stack pointer!");
1671       SDOperand Chain = Tmp1.getOperand(0);
1672
1673       // Chain the dynamic stack allocation so that it doesn't modify the stack
1674       // pointer when other instructions are using the stack.
1675       Chain = DAG.getCALLSEQ_START(Chain,
1676                                    DAG.getConstant(0, TLI.getPointerTy()));
1677
1678       SDOperand Size  = Tmp2.getOperand(1);
1679       SDOperand SP = DAG.getCopyFromReg(Chain, SPReg, VT);
1680       Chain = SP.getValue(1);
1681       unsigned Align = cast<ConstantSDNode>(Tmp3)->getValue();
1682       unsigned StackAlign =
1683         TLI.getTargetMachine().getFrameInfo()->getStackAlignment();
1684       if (Align > StackAlign)
1685         SP = DAG.getNode(ISD::AND, VT, SP,
1686                          DAG.getConstant(-(uint64_t)Align, VT));
1687       Tmp1 = DAG.getNode(ISD::SUB, VT, SP, Size);       // Value
1688       Chain = DAG.getCopyToReg(Chain, SPReg, Tmp1);     // Output chain
1689
1690       Tmp2 =
1691         DAG.getCALLSEQ_END(Chain,
1692                            DAG.getConstant(0, TLI.getPointerTy()),
1693                            DAG.getConstant(0, TLI.getPointerTy()),
1694                            SDOperand());
1695
1696       Tmp1 = LegalizeOp(Tmp1);
1697       Tmp2 = LegalizeOp(Tmp2);
1698       break;
1699     }
1700     case TargetLowering::Custom:
1701       Tmp3 = TLI.LowerOperation(Tmp1, DAG);
1702       if (Tmp3.Val) {
1703         Tmp1 = LegalizeOp(Tmp3);
1704         Tmp2 = LegalizeOp(Tmp3.getValue(1));
1705       }
1706       break;
1707     case TargetLowering::Legal:
1708       break;
1709     }
1710     // Since this op produce two values, make sure to remember that we
1711     // legalized both of them.
1712     AddLegalizedOperand(SDOperand(Node, 0), Tmp1);
1713     AddLegalizedOperand(SDOperand(Node, 1), Tmp2);
1714     return Op.ResNo ? Tmp2 : Tmp1;
1715   }
1716   case ISD::INLINEASM: {
1717     SmallVector<SDOperand, 8> Ops(Node->op_begin(), Node->op_end());
1718     bool Changed = false;
1719     // Legalize all of the operands of the inline asm, in case they are nodes
1720     // that need to be expanded or something.  Note we skip the asm string and
1721     // all of the TargetConstant flags.
1722     SDOperand Op = LegalizeOp(Ops[0]);
1723     Changed = Op != Ops[0];
1724     Ops[0] = Op;
1725
1726     bool HasInFlag = Ops.back().getValueType() == MVT::Flag;
1727     for (unsigned i = 2, e = Ops.size()-HasInFlag; i < e; ) {
1728       unsigned NumVals = cast<ConstantSDNode>(Ops[i])->getValue() >> 3;
1729       for (++i; NumVals; ++i, --NumVals) {
1730         SDOperand Op = LegalizeOp(Ops[i]);
1731         if (Op != Ops[i]) {
1732           Changed = true;
1733           Ops[i] = Op;
1734         }
1735       }
1736     }
1737
1738     if (HasInFlag) {
1739       Op = LegalizeOp(Ops.back());
1740       Changed |= Op != Ops.back();
1741       Ops.back() = Op;
1742     }
1743     
1744     if (Changed)
1745       Result = DAG.UpdateNodeOperands(Result, &Ops[0], Ops.size());
1746       
1747     // INLINE asm returns a chain and flag, make sure to add both to the map.
1748     AddLegalizedOperand(SDOperand(Node, 0), Result.getValue(0));
1749     AddLegalizedOperand(SDOperand(Node, 1), Result.getValue(1));
1750     return Result.getValue(Op.ResNo);
1751   }
1752   case ISD::BR:
1753     Tmp1 = LegalizeOp(Node->getOperand(0));  // Legalize the chain.
1754     // Ensure that libcalls are emitted before a branch.
1755     Tmp1 = DAG.getNode(ISD::TokenFactor, MVT::Other, Tmp1, LastCALLSEQ_END);
1756     Tmp1 = LegalizeOp(Tmp1);
1757     LastCALLSEQ_END = DAG.getEntryNode();
1758     
1759     Result = DAG.UpdateNodeOperands(Result, Tmp1, Node->getOperand(1));
1760     break;
1761   case ISD::BRIND:
1762     Tmp1 = LegalizeOp(Node->getOperand(0));  // Legalize the chain.
1763     // Ensure that libcalls are emitted before a branch.
1764     Tmp1 = DAG.getNode(ISD::TokenFactor, MVT::Other, Tmp1, LastCALLSEQ_END);
1765     Tmp1 = LegalizeOp(Tmp1);
1766     LastCALLSEQ_END = DAG.getEntryNode();
1767     
1768     switch (getTypeAction(Node->getOperand(1).getValueType())) {
1769     default: assert(0 && "Indirect target must be legal type (pointer)!");
1770     case Legal:
1771       Tmp2 = LegalizeOp(Node->getOperand(1)); // Legalize the condition.
1772       break;
1773     }
1774     Result = DAG.UpdateNodeOperands(Result, Tmp1, Tmp2);
1775     break;
1776   case ISD::BR_JT:
1777     Tmp1 = LegalizeOp(Node->getOperand(0));  // Legalize the chain.
1778     // Ensure that libcalls are emitted before a branch.
1779     Tmp1 = DAG.getNode(ISD::TokenFactor, MVT::Other, Tmp1, LastCALLSEQ_END);
1780     Tmp1 = LegalizeOp(Tmp1);
1781     LastCALLSEQ_END = DAG.getEntryNode();
1782
1783     Tmp2 = LegalizeOp(Node->getOperand(1));  // Legalize the jumptable node.
1784     Result = DAG.UpdateNodeOperands(Result, Tmp1, Tmp2, Node->getOperand(2));
1785
1786     switch (TLI.getOperationAction(ISD::BR_JT, MVT::Other)) {  
1787     default: assert(0 && "This action is not supported yet!");
1788     case TargetLowering::Legal: break;
1789     case TargetLowering::Custom:
1790       Tmp1 = TLI.LowerOperation(Result, DAG);
1791       if (Tmp1.Val) Result = Tmp1;
1792       break;
1793     case TargetLowering::Expand: {
1794       SDOperand Chain = Result.getOperand(0);
1795       SDOperand Table = Result.getOperand(1);
1796       SDOperand Index = Result.getOperand(2);
1797
1798       MVT::ValueType PTy = TLI.getPointerTy();
1799       MachineFunction &MF = DAG.getMachineFunction();
1800       unsigned EntrySize = MF.getJumpTableInfo()->getEntrySize();
1801       Index= DAG.getNode(ISD::MUL, PTy, Index, DAG.getConstant(EntrySize, PTy));
1802       SDOperand Addr = DAG.getNode(ISD::ADD, PTy, Index, Table);
1803       
1804       SDOperand LD;
1805       switch (EntrySize) {
1806       default: assert(0 && "Size of jump table not supported yet."); break;
1807       case 4: LD = DAG.getLoad(MVT::i32, Chain, Addr,
1808                                PseudoSourceValue::getJumpTable(), 0); break;
1809       case 8: LD = DAG.getLoad(MVT::i64, Chain, Addr,
1810                                PseudoSourceValue::getJumpTable(), 0); break;
1811       }
1812
1813       Addr = LD;
1814       if (TLI.getTargetMachine().getRelocationModel() == Reloc::PIC_) {
1815         // For PIC, the sequence is:
1816         // BRIND(load(Jumptable + index) + RelocBase)
1817         // RelocBase can be JumpTable, GOT or some sort of global base.
1818         if (PTy != MVT::i32)
1819           Addr = DAG.getNode(ISD::SIGN_EXTEND, PTy, Addr);
1820         Addr = DAG.getNode(ISD::ADD, PTy, Addr,
1821                            TLI.getPICJumpTableRelocBase(Table, DAG));
1822       }
1823       Result = DAG.getNode(ISD::BRIND, MVT::Other, LD.getValue(1), Addr);
1824     }
1825     }
1826     break;
1827   case ISD::BRCOND:
1828     Tmp1 = LegalizeOp(Node->getOperand(0));  // Legalize the chain.
1829     // Ensure that libcalls are emitted before a return.
1830     Tmp1 = DAG.getNode(ISD::TokenFactor, MVT::Other, Tmp1, LastCALLSEQ_END);
1831     Tmp1 = LegalizeOp(Tmp1);
1832     LastCALLSEQ_END = DAG.getEntryNode();
1833
1834     switch (getTypeAction(Node->getOperand(1).getValueType())) {
1835     case Expand: assert(0 && "It's impossible to expand bools");
1836     case Legal:
1837       Tmp2 = LegalizeOp(Node->getOperand(1)); // Legalize the condition.
1838       break;
1839     case Promote: {
1840       Tmp2 = PromoteOp(Node->getOperand(1));  // Promote the condition.
1841       
1842       // The top bits of the promoted condition are not necessarily zero, ensure
1843       // that the value is properly zero extended.
1844       unsigned BitWidth = Tmp2.getValueSizeInBits();
1845       if (!DAG.MaskedValueIsZero(Tmp2, 
1846                                  APInt::getHighBitsSet(BitWidth, BitWidth-1)))
1847         Tmp2 = DAG.getZeroExtendInReg(Tmp2, MVT::i1);
1848       break;
1849     }
1850     }
1851
1852     // Basic block destination (Op#2) is always legal.
1853     Result = DAG.UpdateNodeOperands(Result, Tmp1, Tmp2, Node->getOperand(2));
1854       
1855     switch (TLI.getOperationAction(ISD::BRCOND, MVT::Other)) {  
1856     default: assert(0 && "This action is not supported yet!");
1857     case TargetLowering::Legal: break;
1858     case TargetLowering::Custom:
1859       Tmp1 = TLI.LowerOperation(Result, DAG);
1860       if (Tmp1.Val) Result = Tmp1;
1861       break;
1862     case TargetLowering::Expand:
1863       // Expand brcond's setcc into its constituent parts and create a BR_CC
1864       // Node.
1865       if (Tmp2.getOpcode() == ISD::SETCC) {
1866         Result = DAG.getNode(ISD::BR_CC, MVT::Other, Tmp1, Tmp2.getOperand(2),
1867                              Tmp2.getOperand(0), Tmp2.getOperand(1),
1868                              Node->getOperand(2));
1869       } else {
1870         Result = DAG.getNode(ISD::BR_CC, MVT::Other, Tmp1, 
1871                              DAG.getCondCode(ISD::SETNE), Tmp2,
1872                              DAG.getConstant(0, Tmp2.getValueType()),
1873                              Node->getOperand(2));
1874       }
1875       break;
1876     }
1877     break;
1878   case ISD::BR_CC:
1879     Tmp1 = LegalizeOp(Node->getOperand(0));  // Legalize the chain.
1880     // Ensure that libcalls are emitted before a branch.
1881     Tmp1 = DAG.getNode(ISD::TokenFactor, MVT::Other, Tmp1, LastCALLSEQ_END);
1882     Tmp1 = LegalizeOp(Tmp1);
1883     Tmp2 = Node->getOperand(2);              // LHS 
1884     Tmp3 = Node->getOperand(3);              // RHS
1885     Tmp4 = Node->getOperand(1);              // CC
1886
1887     LegalizeSetCCOperands(Tmp2, Tmp3, Tmp4);
1888     LastCALLSEQ_END = DAG.getEntryNode();
1889
1890     // If we didn't get both a LHS and RHS back from LegalizeSetCCOperands,
1891     // the LHS is a legal SETCC itself.  In this case, we need to compare
1892     // the result against zero to select between true and false values.
1893     if (Tmp3.Val == 0) {
1894       Tmp3 = DAG.getConstant(0, Tmp2.getValueType());
1895       Tmp4 = DAG.getCondCode(ISD::SETNE);
1896     }
1897     
1898     Result = DAG.UpdateNodeOperands(Result, Tmp1, Tmp4, Tmp2, Tmp3, 
1899                                     Node->getOperand(4));
1900       
1901     switch (TLI.getOperationAction(ISD::BR_CC, Tmp3.getValueType())) {
1902     default: assert(0 && "Unexpected action for BR_CC!");
1903     case TargetLowering::Legal: break;
1904     case TargetLowering::Custom:
1905       Tmp4 = TLI.LowerOperation(Result, DAG);
1906       if (Tmp4.Val) Result = Tmp4;
1907       break;
1908     }
1909     break;
1910   case ISD::LOAD: {
1911     LoadSDNode *LD = cast<LoadSDNode>(Node);
1912     Tmp1 = LegalizeOp(LD->getChain());   // Legalize the chain.
1913     Tmp2 = LegalizeOp(LD->getBasePtr()); // Legalize the base pointer.
1914
1915     ISD::LoadExtType ExtType = LD->getExtensionType();
1916     if (ExtType == ISD::NON_EXTLOAD) {
1917       MVT::ValueType VT = Node->getValueType(0);
1918       Result = DAG.UpdateNodeOperands(Result, Tmp1, Tmp2, LD->getOffset());
1919       Tmp3 = Result.getValue(0);
1920       Tmp4 = Result.getValue(1);
1921     
1922       switch (TLI.getOperationAction(Node->getOpcode(), VT)) {
1923       default: assert(0 && "This action is not supported yet!");
1924       case TargetLowering::Legal:
1925         // If this is an unaligned load and the target doesn't support it,
1926         // expand it.
1927         if (!TLI.allowsUnalignedMemoryAccesses()) {
1928           unsigned ABIAlignment = TLI.getTargetData()->
1929             getABITypeAlignment(MVT::getTypeForValueType(LD->getMemoryVT()));
1930           if (LD->getAlignment() < ABIAlignment){
1931             Result = ExpandUnalignedLoad(cast<LoadSDNode>(Result.Val), DAG,
1932                                          TLI);
1933             Tmp3 = Result.getOperand(0);
1934             Tmp4 = Result.getOperand(1);
1935             Tmp3 = LegalizeOp(Tmp3);
1936             Tmp4 = LegalizeOp(Tmp4);
1937           }
1938         }
1939         break;
1940       case TargetLowering::Custom:
1941         Tmp1 = TLI.LowerOperation(Tmp3, DAG);
1942         if (Tmp1.Val) {
1943           Tmp3 = LegalizeOp(Tmp1);
1944           Tmp4 = LegalizeOp(Tmp1.getValue(1));
1945         }
1946         break;
1947       case TargetLowering::Promote: {
1948         // Only promote a load of vector type to another.
1949         assert(MVT::isVector(VT) && "Cannot promote this load!");
1950         // Change base type to a different vector type.
1951         MVT::ValueType NVT = TLI.getTypeToPromoteTo(Node->getOpcode(), VT);
1952
1953         Tmp1 = DAG.getLoad(NVT, Tmp1, Tmp2, LD->getSrcValue(),
1954                            LD->getSrcValueOffset(),
1955                            LD->isVolatile(), LD->getAlignment());
1956         Tmp3 = LegalizeOp(DAG.getNode(ISD::BIT_CONVERT, VT, Tmp1));
1957         Tmp4 = LegalizeOp(Tmp1.getValue(1));
1958         break;
1959       }
1960       }
1961       // Since loads produce two values, make sure to remember that we 
1962       // legalized both of them.
1963       AddLegalizedOperand(SDOperand(Node, 0), Tmp3);
1964       AddLegalizedOperand(SDOperand(Node, 1), Tmp4);
1965       return Op.ResNo ? Tmp4 : Tmp3;
1966     } else {
1967       MVT::ValueType SrcVT = LD->getMemoryVT();
1968       unsigned SrcWidth = MVT::getSizeInBits(SrcVT);
1969       int SVOffset = LD->getSrcValueOffset();
1970       unsigned Alignment = LD->getAlignment();
1971       bool isVolatile = LD->isVolatile();
1972
1973       if (SrcWidth != MVT::getStoreSizeInBits(SrcVT) &&
1974           // Some targets pretend to have an i1 loading operation, and actually
1975           // load an i8.  This trick is correct for ZEXTLOAD because the top 7
1976           // bits are guaranteed to be zero; it helps the optimizers understand
1977           // that these bits are zero.  It is also useful for EXTLOAD, since it
1978           // tells the optimizers that those bits are undefined.  It would be
1979           // nice to have an effective generic way of getting these benefits...
1980           // Until such a way is found, don't insist on promoting i1 here.
1981           (SrcVT != MVT::i1 ||
1982            TLI.getLoadXAction(ExtType, MVT::i1) == TargetLowering::Promote)) {
1983         // Promote to a byte-sized load if not loading an integral number of
1984         // bytes.  For example, promote EXTLOAD:i20 -> EXTLOAD:i24.
1985         unsigned NewWidth = MVT::getStoreSizeInBits(SrcVT);
1986         MVT::ValueType NVT = MVT::getIntegerType(NewWidth);
1987         SDOperand Ch;
1988
1989         // The extra bits are guaranteed to be zero, since we stored them that
1990         // way.  A zext load from NVT thus automatically gives zext from SrcVT.
1991
1992         ISD::LoadExtType NewExtType =
1993           ExtType == ISD::ZEXTLOAD ? ISD::ZEXTLOAD : ISD::EXTLOAD;
1994
1995         Result = DAG.getExtLoad(NewExtType, Node->getValueType(0),
1996                                 Tmp1, Tmp2, LD->getSrcValue(), SVOffset,
1997                                 NVT, isVolatile, Alignment);
1998
1999         Ch = Result.getValue(1); // The chain.
2000
2001         if (ExtType == ISD::SEXTLOAD)
2002           // Having the top bits zero doesn't help when sign extending.
2003           Result = DAG.getNode(ISD::SIGN_EXTEND_INREG, Result.getValueType(),
2004                                Result, DAG.getValueType(SrcVT));
2005         else if (ExtType == ISD::ZEXTLOAD || NVT == Result.getValueType())
2006           // All the top bits are guaranteed to be zero - inform the optimizers.
2007           Result = DAG.getNode(ISD::AssertZext, Result.getValueType(), Result,
2008                                DAG.getValueType(SrcVT));
2009
2010         Tmp1 = LegalizeOp(Result);
2011         Tmp2 = LegalizeOp(Ch);
2012       } else if (SrcWidth & (SrcWidth - 1)) {
2013         // If not loading a power-of-2 number of bits, expand as two loads.
2014         assert(MVT::isExtendedVT(SrcVT) && !MVT::isVector(SrcVT) &&
2015                "Unsupported extload!");
2016         unsigned RoundWidth = 1 << Log2_32(SrcWidth);
2017         assert(RoundWidth < SrcWidth);
2018         unsigned ExtraWidth = SrcWidth - RoundWidth;
2019         assert(ExtraWidth < RoundWidth);
2020         assert(!(RoundWidth % 8) && !(ExtraWidth % 8) &&
2021                "Load size not an integral number of bytes!");
2022         MVT::ValueType RoundVT = MVT::getIntegerType(RoundWidth);
2023         MVT::ValueType ExtraVT = MVT::getIntegerType(ExtraWidth);
2024         SDOperand Lo, Hi, Ch;
2025         unsigned IncrementSize;
2026
2027         if (TLI.isLittleEndian()) {
2028           // EXTLOAD:i24 -> ZEXTLOAD:i16 | (shl EXTLOAD@+2:i8, 16)
2029           // Load the bottom RoundWidth bits.
2030           Lo = DAG.getExtLoad(ISD::ZEXTLOAD, Node->getValueType(0), Tmp1, Tmp2,
2031                               LD->getSrcValue(), SVOffset, RoundVT, isVolatile,
2032                               Alignment);
2033
2034           // Load the remaining ExtraWidth bits.
2035           IncrementSize = RoundWidth / 8;
2036           Tmp2 = DAG.getNode(ISD::ADD, Tmp2.getValueType(), Tmp2,
2037                              DAG.getIntPtrConstant(IncrementSize));
2038           Hi = DAG.getExtLoad(ExtType, Node->getValueType(0), Tmp1, Tmp2,
2039                               LD->getSrcValue(), SVOffset + IncrementSize,
2040                               ExtraVT, isVolatile,
2041                               MinAlign(Alignment, IncrementSize));
2042
2043           // Build a factor node to remember that this load is independent of the
2044           // other one.
2045           Ch = DAG.getNode(ISD::TokenFactor, MVT::Other, Lo.getValue(1),
2046                            Hi.getValue(1));
2047
2048           // Move the top bits to the right place.
2049           Hi = DAG.getNode(ISD::SHL, Hi.getValueType(), Hi,
2050                            DAG.getConstant(RoundWidth, TLI.getShiftAmountTy()));
2051
2052           // Join the hi and lo parts.
2053           Result = DAG.getNode(ISD::OR, Node->getValueType(0), Lo, Hi);
2054         } else {
2055           // Big endian - avoid unaligned loads.
2056           // EXTLOAD:i24 -> (shl EXTLOAD:i16, 8) | ZEXTLOAD@+2:i8
2057           // Load the top RoundWidth bits.
2058           Hi = DAG.getExtLoad(ExtType, Node->getValueType(0), Tmp1, Tmp2,
2059                               LD->getSrcValue(), SVOffset, RoundVT, isVolatile,
2060                               Alignment);
2061
2062           // Load the remaining ExtraWidth bits.
2063           IncrementSize = RoundWidth / 8;
2064           Tmp2 = DAG.getNode(ISD::ADD, Tmp2.getValueType(), Tmp2,
2065                              DAG.getIntPtrConstant(IncrementSize));
2066           Lo = DAG.getExtLoad(ISD::ZEXTLOAD, Node->getValueType(0), Tmp1, Tmp2,
2067                               LD->getSrcValue(), SVOffset + IncrementSize,
2068                               ExtraVT, isVolatile,
2069                               MinAlign(Alignment, IncrementSize));
2070
2071           // Build a factor node to remember that this load is independent of the
2072           // other one.
2073           Ch = DAG.getNode(ISD::TokenFactor, MVT::Other, Lo.getValue(1),
2074                            Hi.getValue(1));
2075
2076           // Move the top bits to the right place.
2077           Hi = DAG.getNode(ISD::SHL, Hi.getValueType(), Hi,
2078                            DAG.getConstant(ExtraWidth, TLI.getShiftAmountTy()));
2079
2080           // Join the hi and lo parts.
2081           Result = DAG.getNode(ISD::OR, Node->getValueType(0), Lo, Hi);
2082         }
2083
2084         Tmp1 = LegalizeOp(Result);
2085         Tmp2 = LegalizeOp(Ch);
2086       } else {
2087         switch (TLI.getLoadXAction(ExtType, SrcVT)) {
2088         default: assert(0 && "This action is not supported yet!");
2089         case TargetLowering::Custom:
2090           isCustom = true;
2091           // FALLTHROUGH
2092         case TargetLowering::Legal:
2093           Result = DAG.UpdateNodeOperands(Result, Tmp1, Tmp2, LD->getOffset());
2094           Tmp1 = Result.getValue(0);
2095           Tmp2 = Result.getValue(1);
2096
2097           if (isCustom) {
2098             Tmp3 = TLI.LowerOperation(Result, DAG);
2099             if (Tmp3.Val) {
2100               Tmp1 = LegalizeOp(Tmp3);
2101               Tmp2 = LegalizeOp(Tmp3.getValue(1));
2102             }
2103           } else {
2104             // If this is an unaligned load and the target doesn't support it,
2105             // expand it.
2106             if (!TLI.allowsUnalignedMemoryAccesses()) {
2107               unsigned ABIAlignment = TLI.getTargetData()->
2108                 getABITypeAlignment(MVT::getTypeForValueType(LD->getMemoryVT()));
2109               if (LD->getAlignment() < ABIAlignment){
2110                 Result = ExpandUnalignedLoad(cast<LoadSDNode>(Result.Val), DAG,
2111                                              TLI);
2112                 Tmp1 = Result.getOperand(0);
2113                 Tmp2 = Result.getOperand(1);
2114                 Tmp1 = LegalizeOp(Tmp1);
2115                 Tmp2 = LegalizeOp(Tmp2);
2116               }
2117             }
2118           }
2119           break;
2120         case TargetLowering::Expand:
2121           // f64 = EXTLOAD f32 should expand to LOAD, FP_EXTEND
2122           if (SrcVT == MVT::f32 && Node->getValueType(0) == MVT::f64) {
2123             SDOperand Load = DAG.getLoad(SrcVT, Tmp1, Tmp2, LD->getSrcValue(),
2124                                          LD->getSrcValueOffset(),
2125                                          LD->isVolatile(), LD->getAlignment());
2126             Result = DAG.getNode(ISD::FP_EXTEND, Node->getValueType(0), Load);
2127             Tmp1 = LegalizeOp(Result);  // Relegalize new nodes.
2128             Tmp2 = LegalizeOp(Load.getValue(1));
2129             break;
2130           }
2131           assert(ExtType != ISD::EXTLOAD &&"EXTLOAD should always be supported!");
2132           // Turn the unsupported load into an EXTLOAD followed by an explicit
2133           // zero/sign extend inreg.
2134           Result = DAG.getExtLoad(ISD::EXTLOAD, Node->getValueType(0),
2135                                   Tmp1, Tmp2, LD->getSrcValue(),
2136                                   LD->getSrcValueOffset(), SrcVT,
2137                                   LD->isVolatile(), LD->getAlignment());
2138           SDOperand ValRes;
2139           if (ExtType == ISD::SEXTLOAD)
2140             ValRes = DAG.getNode(ISD::SIGN_EXTEND_INREG, Result.getValueType(),
2141                                  Result, DAG.getValueType(SrcVT));
2142           else
2143             ValRes = DAG.getZeroExtendInReg(Result, SrcVT);
2144           Tmp1 = LegalizeOp(ValRes);  // Relegalize new nodes.
2145           Tmp2 = LegalizeOp(Result.getValue(1));  // Relegalize new nodes.
2146           break;
2147         }
2148       }
2149
2150       // Since loads produce two values, make sure to remember that we legalized
2151       // both of them.
2152       AddLegalizedOperand(SDOperand(Node, 0), Tmp1);
2153       AddLegalizedOperand(SDOperand(Node, 1), Tmp2);
2154       return Op.ResNo ? Tmp2 : Tmp1;
2155     }
2156   }
2157   case ISD::EXTRACT_ELEMENT: {
2158     MVT::ValueType OpTy = Node->getOperand(0).getValueType();
2159     switch (getTypeAction(OpTy)) {
2160     default: assert(0 && "EXTRACT_ELEMENT action for type unimplemented!");
2161     case Legal:
2162       if (cast<ConstantSDNode>(Node->getOperand(1))->getValue()) {
2163         // 1 -> Hi
2164         Result = DAG.getNode(ISD::SRL, OpTy, Node->getOperand(0),
2165                              DAG.getConstant(MVT::getSizeInBits(OpTy)/2, 
2166                                              TLI.getShiftAmountTy()));
2167         Result = DAG.getNode(ISD::TRUNCATE, Node->getValueType(0), Result);
2168       } else {
2169         // 0 -> Lo
2170         Result = DAG.getNode(ISD::TRUNCATE, Node->getValueType(0), 
2171                              Node->getOperand(0));
2172       }
2173       break;
2174     case Expand:
2175       // Get both the low and high parts.
2176       ExpandOp(Node->getOperand(0), Tmp1, Tmp2);
2177       if (cast<ConstantSDNode>(Node->getOperand(1))->getValue())
2178         Result = Tmp2;  // 1 -> Hi
2179       else
2180         Result = Tmp1;  // 0 -> Lo
2181       break;
2182     }
2183     break;
2184   }
2185
2186   case ISD::CopyToReg:
2187     Tmp1 = LegalizeOp(Node->getOperand(0));  // Legalize the chain.
2188
2189     assert(isTypeLegal(Node->getOperand(2).getValueType()) &&
2190            "Register type must be legal!");
2191     // Legalize the incoming value (must be a legal type).
2192     Tmp2 = LegalizeOp(Node->getOperand(2));
2193     if (Node->getNumValues() == 1) {
2194       Result = DAG.UpdateNodeOperands(Result, Tmp1, Node->getOperand(1), Tmp2);
2195     } else {
2196       assert(Node->getNumValues() == 2 && "Unknown CopyToReg");
2197       if (Node->getNumOperands() == 4) {
2198         Tmp3 = LegalizeOp(Node->getOperand(3));
2199         Result = DAG.UpdateNodeOperands(Result, Tmp1, Node->getOperand(1), Tmp2,
2200                                         Tmp3);
2201       } else {
2202         Result = DAG.UpdateNodeOperands(Result, Tmp1, Node->getOperand(1),Tmp2);
2203       }
2204       
2205       // Since this produces two values, make sure to remember that we legalized
2206       // both of them.
2207       AddLegalizedOperand(SDOperand(Node, 0), Result.getValue(0));
2208       AddLegalizedOperand(SDOperand(Node, 1), Result.getValue(1));
2209       return Result;
2210     }
2211     break;
2212
2213   case ISD::RET:
2214     Tmp1 = LegalizeOp(Node->getOperand(0));  // Legalize the chain.
2215
2216     // Ensure that libcalls are emitted before a return.
2217     Tmp1 = DAG.getNode(ISD::TokenFactor, MVT::Other, Tmp1, LastCALLSEQ_END);
2218     Tmp1 = LegalizeOp(Tmp1);
2219     LastCALLSEQ_END = DAG.getEntryNode();
2220       
2221     switch (Node->getNumOperands()) {
2222     case 3:  // ret val
2223       Tmp2 = Node->getOperand(1);
2224       Tmp3 = Node->getOperand(2);  // Signness
2225       switch (getTypeAction(Tmp2.getValueType())) {
2226       case Legal:
2227         Result = DAG.UpdateNodeOperands(Result, Tmp1, LegalizeOp(Tmp2), Tmp3);
2228         break;
2229       case Expand:
2230         if (!MVT::isVector(Tmp2.getValueType())) {
2231           SDOperand Lo, Hi;
2232           ExpandOp(Tmp2, Lo, Hi);
2233
2234           // Big endian systems want the hi reg first.
2235           if (TLI.isBigEndian())
2236             std::swap(Lo, Hi);
2237           
2238           if (Hi.Val)
2239             Result = DAG.getNode(ISD::RET, MVT::Other, Tmp1, Lo, Tmp3, Hi,Tmp3);
2240           else
2241             Result = DAG.getNode(ISD::RET, MVT::Other, Tmp1, Lo, Tmp3);
2242           Result = LegalizeOp(Result);
2243         } else {
2244           SDNode *InVal = Tmp2.Val;
2245           int InIx = Tmp2.ResNo;
2246           unsigned NumElems = MVT::getVectorNumElements(InVal->getValueType(InIx));
2247           MVT::ValueType EVT = MVT::getVectorElementType(InVal->getValueType(InIx));
2248           
2249           // Figure out if there is a simple type corresponding to this Vector
2250           // type.  If so, convert to the vector type.
2251           MVT::ValueType TVT = MVT::getVectorType(EVT, NumElems);
2252           if (TLI.isTypeLegal(TVT)) {
2253             // Turn this into a return of the vector type.
2254             Tmp2 = LegalizeOp(Tmp2);
2255             Result = DAG.UpdateNodeOperands(Result, Tmp1, Tmp2, Tmp3);
2256           } else if (NumElems == 1) {
2257             // Turn this into a return of the scalar type.
2258             Tmp2 = ScalarizeVectorOp(Tmp2);
2259             Tmp2 = LegalizeOp(Tmp2);
2260             Result = DAG.UpdateNodeOperands(Result, Tmp1, Tmp2, Tmp3);
2261             
2262             // FIXME: Returns of gcc generic vectors smaller than a legal type
2263             // should be returned in integer registers!
2264             
2265             // The scalarized value type may not be legal, e.g. it might require
2266             // promotion or expansion.  Relegalize the return.
2267             Result = LegalizeOp(Result);
2268           } else {
2269             // FIXME: Returns of gcc generic vectors larger than a legal vector
2270             // type should be returned by reference!
2271             SDOperand Lo, Hi;
2272             SplitVectorOp(Tmp2, Lo, Hi);
2273             Result = DAG.getNode(ISD::RET, MVT::Other, Tmp1, Lo, Tmp3, Hi,Tmp3);
2274             Result = LegalizeOp(Result);
2275           }
2276         }
2277         break;
2278       case Promote:
2279         Tmp2 = PromoteOp(Node->getOperand(1));
2280         Result = DAG.UpdateNodeOperands(Result, Tmp1, Tmp2, Tmp3);
2281         Result = LegalizeOp(Result);
2282         break;
2283       }
2284       break;
2285     case 1:  // ret void
2286       Result = DAG.UpdateNodeOperands(Result, Tmp1);
2287       break;
2288     default: { // ret <values>
2289       SmallVector<SDOperand, 8> NewValues;
2290       NewValues.push_back(Tmp1);
2291       for (unsigned i = 1, e = Node->getNumOperands(); i < e; i += 2)
2292         switch (getTypeAction(Node->getOperand(i).getValueType())) {
2293         case Legal:
2294           NewValues.push_back(LegalizeOp(Node->getOperand(i)));
2295           NewValues.push_back(Node->getOperand(i+1));
2296           break;
2297         case Expand: {
2298           SDOperand Lo, Hi;
2299           assert(!MVT::isExtendedVT(Node->getOperand(i).getValueType()) &&
2300                  "FIXME: TODO: implement returning non-legal vector types!");
2301           ExpandOp(Node->getOperand(i), Lo, Hi);
2302           NewValues.push_back(Lo);
2303           NewValues.push_back(Node->getOperand(i+1));
2304           if (Hi.Val) {
2305             NewValues.push_back(Hi);
2306             NewValues.push_back(Node->getOperand(i+1));
2307           }
2308           break;
2309         }
2310         case Promote:
2311           assert(0 && "Can't promote multiple return value yet!");
2312         }
2313           
2314       if (NewValues.size() == Node->getNumOperands())
2315         Result = DAG.UpdateNodeOperands(Result, &NewValues[0],NewValues.size());
2316       else
2317         Result = DAG.getNode(ISD::RET, MVT::Other,
2318                              &NewValues[0], NewValues.size());
2319       break;
2320     }
2321     }
2322
2323     if (Result.getOpcode() == ISD::RET) {
2324       switch (TLI.getOperationAction(Result.getOpcode(), MVT::Other)) {
2325       default: assert(0 && "This action is not supported yet!");
2326       case TargetLowering::Legal: break;
2327       case TargetLowering::Custom:
2328         Tmp1 = TLI.LowerOperation(Result, DAG);
2329         if (Tmp1.Val) Result = Tmp1;
2330         break;
2331       }
2332     }
2333     break;
2334   case ISD::STORE: {
2335     StoreSDNode *ST = cast<StoreSDNode>(Node);
2336     Tmp1 = LegalizeOp(ST->getChain());    // Legalize the chain.
2337     Tmp2 = LegalizeOp(ST->getBasePtr());  // Legalize the pointer.
2338     int SVOffset = ST->getSrcValueOffset();
2339     unsigned Alignment = ST->getAlignment();
2340     bool isVolatile = ST->isVolatile();
2341
2342     if (!ST->isTruncatingStore()) {
2343       // Turn 'store float 1.0, Ptr' -> 'store int 0x12345678, Ptr'
2344       // FIXME: We shouldn't do this for TargetConstantFP's.
2345       // FIXME: move this to the DAG Combiner!  Note that we can't regress due
2346       // to phase ordering between legalized code and the dag combiner.  This
2347       // probably means that we need to integrate dag combiner and legalizer
2348       // together.
2349       // We generally can't do this one for long doubles.
2350       if (ConstantFPSDNode *CFP = dyn_cast<ConstantFPSDNode>(ST->getValue())) {
2351         if (CFP->getValueType(0) == MVT::f32 && 
2352             getTypeAction(MVT::i32) == Legal) {
2353           Tmp3 = DAG.getConstant(CFP->getValueAPF().
2354                                           convertToAPInt().zextOrTrunc(32),
2355                                   MVT::i32);
2356           Result = DAG.getStore(Tmp1, Tmp3, Tmp2, ST->getSrcValue(),
2357                                 SVOffset, isVolatile, Alignment);
2358           break;
2359         } else if (CFP->getValueType(0) == MVT::f64) {
2360           // If this target supports 64-bit registers, do a single 64-bit store.
2361           if (getTypeAction(MVT::i64) == Legal) {
2362             Tmp3 = DAG.getConstant(CFP->getValueAPF().convertToAPInt().
2363                                      zextOrTrunc(64), MVT::i64);
2364             Result = DAG.getStore(Tmp1, Tmp3, Tmp2, ST->getSrcValue(),
2365                                   SVOffset, isVolatile, Alignment);
2366             break;
2367           } else if (getTypeAction(MVT::i32) == Legal) {
2368             // Otherwise, if the target supports 32-bit registers, use 2 32-bit
2369             // stores.  If the target supports neither 32- nor 64-bits, this
2370             // xform is certainly not worth it.
2371             const APInt &IntVal =CFP->getValueAPF().convertToAPInt();
2372             SDOperand Lo = DAG.getConstant(APInt(IntVal).trunc(32), MVT::i32);
2373             SDOperand Hi = DAG.getConstant(IntVal.lshr(32).trunc(32), MVT::i32);
2374             if (TLI.isBigEndian()) std::swap(Lo, Hi);
2375
2376             Lo = DAG.getStore(Tmp1, Lo, Tmp2, ST->getSrcValue(),
2377                               SVOffset, isVolatile, Alignment);
2378             Tmp2 = DAG.getNode(ISD::ADD, Tmp2.getValueType(), Tmp2,
2379                                DAG.getIntPtrConstant(4));
2380             Hi = DAG.getStore(Tmp1, Hi, Tmp2, ST->getSrcValue(), SVOffset+4,
2381                               isVolatile, MinAlign(Alignment, 4U));
2382
2383             Result = DAG.getNode(ISD::TokenFactor, MVT::Other, Lo, Hi);
2384             break;
2385           }
2386         }
2387       }
2388       
2389       switch (getTypeAction(ST->getMemoryVT())) {
2390       case Legal: {
2391         Tmp3 = LegalizeOp(ST->getValue());
2392         Result = DAG.UpdateNodeOperands(Result, Tmp1, Tmp3, Tmp2, 
2393                                         ST->getOffset());
2394
2395         MVT::ValueType VT = Tmp3.getValueType();
2396         switch (TLI.getOperationAction(ISD::STORE, VT)) {
2397         default: assert(0 && "This action is not supported yet!");
2398         case TargetLowering::Legal:
2399           // If this is an unaligned store and the target doesn't support it,
2400           // expand it.
2401           if (!TLI.allowsUnalignedMemoryAccesses()) {
2402             unsigned ABIAlignment = TLI.getTargetData()->
2403               getABITypeAlignment(MVT::getTypeForValueType(ST->getMemoryVT()));
2404             if (ST->getAlignment() < ABIAlignment)
2405               Result = ExpandUnalignedStore(cast<StoreSDNode>(Result.Val), DAG,
2406                                             TLI);
2407           }
2408           break;
2409         case TargetLowering::Custom:
2410           Tmp1 = TLI.LowerOperation(Result, DAG);
2411           if (Tmp1.Val) Result = Tmp1;
2412           break;
2413         case TargetLowering::Promote:
2414           assert(MVT::isVector(VT) && "Unknown legal promote case!");
2415           Tmp3 = DAG.getNode(ISD::BIT_CONVERT, 
2416                              TLI.getTypeToPromoteTo(ISD::STORE, VT), Tmp3);
2417           Result = DAG.getStore(Tmp1, Tmp3, Tmp2,
2418                                 ST->getSrcValue(), SVOffset, isVolatile,
2419                                 Alignment);
2420           break;
2421         }
2422         break;
2423       }
2424       case Promote:
2425         // Truncate the value and store the result.
2426         Tmp3 = PromoteOp(ST->getValue());
2427         Result = DAG.getTruncStore(Tmp1, Tmp3, Tmp2, ST->getSrcValue(),
2428                                    SVOffset, ST->getMemoryVT(),
2429                                    isVolatile, Alignment);
2430         break;
2431
2432       case Expand:
2433         unsigned IncrementSize = 0;
2434         SDOperand Lo, Hi;
2435       
2436         // If this is a vector type, then we have to calculate the increment as
2437         // the product of the element size in bytes, and the number of elements
2438         // in the high half of the vector.
2439         if (MVT::isVector(ST->getValue().getValueType())) {
2440           SDNode *InVal = ST->getValue().Val;
2441           int InIx = ST->getValue().ResNo;
2442           MVT::ValueType InVT = InVal->getValueType(InIx);
2443           unsigned NumElems = MVT::getVectorNumElements(InVT);
2444           MVT::ValueType EVT = MVT::getVectorElementType(InVT);
2445
2446           // Figure out if there is a simple type corresponding to this Vector
2447           // type.  If so, convert to the vector type.
2448           MVT::ValueType TVT = MVT::getVectorType(EVT, NumElems);
2449           if (TLI.isTypeLegal(TVT)) {
2450             // Turn this into a normal store of the vector type.
2451             Tmp3 = LegalizeOp(ST->getValue());
2452             Result = DAG.getStore(Tmp1, Tmp3, Tmp2, ST->getSrcValue(),
2453                                   SVOffset, isVolatile, Alignment);
2454             Result = LegalizeOp(Result);
2455             break;
2456           } else if (NumElems == 1) {
2457             // Turn this into a normal store of the scalar type.
2458             Tmp3 = ScalarizeVectorOp(ST->getValue());
2459             Result = DAG.getStore(Tmp1, Tmp3, Tmp2, ST->getSrcValue(),
2460                                   SVOffset, isVolatile, Alignment);
2461             // The scalarized value type may not be legal, e.g. it might require
2462             // promotion or expansion.  Relegalize the scalar store.
2463             Result = LegalizeOp(Result);
2464             break;
2465           } else {
2466             SplitVectorOp(ST->getValue(), Lo, Hi);
2467             IncrementSize = MVT::getVectorNumElements(Lo.Val->getValueType(0)) * 
2468                             MVT::getSizeInBits(EVT)/8;
2469           }
2470         } else {
2471           ExpandOp(ST->getValue(), Lo, Hi);
2472           IncrementSize = Hi.Val ? MVT::getSizeInBits(Hi.getValueType())/8 : 0;
2473
2474           if (TLI.isBigEndian())
2475             std::swap(Lo, Hi);
2476         }
2477
2478         Lo = DAG.getStore(Tmp1, Lo, Tmp2, ST->getSrcValue(),
2479                           SVOffset, isVolatile, Alignment);
2480
2481         if (Hi.Val == NULL) {
2482           // Must be int <-> float one-to-one expansion.
2483           Result = Lo;
2484           break;
2485         }
2486
2487         Tmp2 = DAG.getNode(ISD::ADD, Tmp2.getValueType(), Tmp2,
2488                            DAG.getIntPtrConstant(IncrementSize));
2489         assert(isTypeLegal(Tmp2.getValueType()) &&
2490                "Pointers must be legal!");
2491         SVOffset += IncrementSize;
2492         Alignment = MinAlign(Alignment, IncrementSize);
2493         Hi = DAG.getStore(Tmp1, Hi, Tmp2, ST->getSrcValue(),
2494                           SVOffset, isVolatile, Alignment);
2495         Result = DAG.getNode(ISD::TokenFactor, MVT::Other, Lo, Hi);
2496         break;
2497       }
2498     } else {
2499       switch (getTypeAction(ST->getValue().getValueType())) {
2500       case Legal:
2501         Tmp3 = LegalizeOp(ST->getValue());
2502         break;
2503       case Promote:
2504         // We can promote the value, the truncstore will still take care of it.
2505         Tmp3 = PromoteOp(ST->getValue());
2506         break;
2507       case Expand:
2508         // Just store the low part.  This may become a non-trunc store, so make
2509         // sure to use getTruncStore, not UpdateNodeOperands below.
2510         ExpandOp(ST->getValue(), Tmp3, Tmp4);
2511         return DAG.getTruncStore(Tmp1, Tmp3, Tmp2, ST->getSrcValue(),
2512                                  SVOffset, MVT::i8, isVolatile, Alignment);
2513       }
2514
2515       MVT::ValueType StVT = ST->getMemoryVT();
2516       unsigned StWidth = MVT::getSizeInBits(StVT);
2517
2518       if (StWidth != MVT::getStoreSizeInBits(StVT)) {
2519         // Promote to a byte-sized store with upper bits zero if not
2520         // storing an integral number of bytes.  For example, promote
2521         // TRUNCSTORE:i1 X -> TRUNCSTORE:i8 (and X, 1)
2522         MVT::ValueType NVT = MVT::getIntegerType(MVT::getStoreSizeInBits(StVT));
2523         Tmp3 = DAG.getZeroExtendInReg(Tmp3, StVT);
2524         Result = DAG.getTruncStore(Tmp1, Tmp3, Tmp2, ST->getSrcValue(),
2525                                    SVOffset, NVT, isVolatile, Alignment);
2526       } else if (StWidth & (StWidth - 1)) {
2527         // If not storing a power-of-2 number of bits, expand as two stores.
2528         assert(MVT::isExtendedVT(StVT) && !MVT::isVector(StVT) &&
2529                "Unsupported truncstore!");
2530         unsigned RoundWidth = 1 << Log2_32(StWidth);
2531         assert(RoundWidth < StWidth);
2532         unsigned ExtraWidth = StWidth - RoundWidth;
2533         assert(ExtraWidth < RoundWidth);
2534         assert(!(RoundWidth % 8) && !(ExtraWidth % 8) &&
2535                "Store size not an integral number of bytes!");
2536         MVT::ValueType RoundVT = MVT::getIntegerType(RoundWidth);
2537         MVT::ValueType ExtraVT = MVT::getIntegerType(ExtraWidth);
2538         SDOperand Lo, Hi;
2539         unsigned IncrementSize;
2540
2541         if (TLI.isLittleEndian()) {
2542           // TRUNCSTORE:i24 X -> TRUNCSTORE:i16 X, TRUNCSTORE@+2:i8 (srl X, 16)
2543           // Store the bottom RoundWidth bits.
2544           Lo = DAG.getTruncStore(Tmp1, Tmp3, Tmp2, ST->getSrcValue(),
2545                                  SVOffset, RoundVT,
2546                                  isVolatile, Alignment);
2547
2548           // Store the remaining ExtraWidth bits.
2549           IncrementSize = RoundWidth / 8;
2550           Tmp2 = DAG.getNode(ISD::ADD, Tmp2.getValueType(), Tmp2,
2551                              DAG.getIntPtrConstant(IncrementSize));
2552           Hi = DAG.getNode(ISD::SRL, Tmp3.getValueType(), Tmp3,
2553                            DAG.getConstant(RoundWidth, TLI.getShiftAmountTy()));
2554           Hi = DAG.getTruncStore(Tmp1, Hi, Tmp2, ST->getSrcValue(),
2555                                  SVOffset + IncrementSize, ExtraVT, isVolatile,
2556                                  MinAlign(Alignment, IncrementSize));
2557         } else {
2558           // Big endian - avoid unaligned stores.
2559           // TRUNCSTORE:i24 X -> TRUNCSTORE:i16 (srl X, 8), TRUNCSTORE@+2:i8 X
2560           // Store the top RoundWidth bits.
2561           Hi = DAG.getNode(ISD::SRL, Tmp3.getValueType(), Tmp3,
2562                            DAG.getConstant(ExtraWidth, TLI.getShiftAmountTy()));
2563           Hi = DAG.getTruncStore(Tmp1, Hi, Tmp2, ST->getSrcValue(), SVOffset,
2564                                  RoundVT, isVolatile, Alignment);
2565
2566           // Store the remaining ExtraWidth bits.
2567           IncrementSize = RoundWidth / 8;
2568           Tmp2 = DAG.getNode(ISD::ADD, Tmp2.getValueType(), Tmp2,
2569                              DAG.getIntPtrConstant(IncrementSize));
2570           Lo = DAG.getTruncStore(Tmp1, Tmp3, Tmp2, ST->getSrcValue(),
2571                                  SVOffset + IncrementSize, ExtraVT, isVolatile,
2572                                  MinAlign(Alignment, IncrementSize));
2573         }
2574
2575         // The order of the stores doesn't matter.
2576         Result = DAG.getNode(ISD::TokenFactor, MVT::Other, Lo, Hi);
2577       } else {
2578         if (Tmp1 != ST->getChain() || Tmp3 != ST->getValue() ||
2579             Tmp2 != ST->getBasePtr())
2580           Result = DAG.UpdateNodeOperands(Result, Tmp1, Tmp3, Tmp2,
2581                                           ST->getOffset());
2582
2583         switch (TLI.getTruncStoreAction(ST->getValue().getValueType(), StVT)) {
2584         default: assert(0 && "This action is not supported yet!");
2585         case TargetLowering::Legal:
2586           // If this is an unaligned store and the target doesn't support it,
2587           // expand it.
2588           if (!TLI.allowsUnalignedMemoryAccesses()) {
2589             unsigned ABIAlignment = TLI.getTargetData()->
2590               getABITypeAlignment(MVT::getTypeForValueType(ST->getMemoryVT()));
2591             if (ST->getAlignment() < ABIAlignment)
2592               Result = ExpandUnalignedStore(cast<StoreSDNode>(Result.Val), DAG,
2593                                             TLI);
2594           }
2595           break;
2596         case TargetLowering::Custom:
2597           Result = TLI.LowerOperation(Result, DAG);
2598           break;
2599         case Expand:
2600           // TRUNCSTORE:i16 i32 -> STORE i16
2601           assert(isTypeLegal(StVT) && "Do not know how to expand this store!");
2602           Tmp3 = DAG.getNode(ISD::TRUNCATE, StVT, Tmp3);
2603           Result = DAG.getStore(Tmp1, Tmp3, Tmp2, ST->getSrcValue(), SVOffset,
2604                                 isVolatile, Alignment);
2605           break;
2606         }
2607       }
2608     }
2609     break;
2610   }
2611   case ISD::PCMARKER:
2612     Tmp1 = LegalizeOp(Node->getOperand(0));  // Legalize the chain.
2613     Result = DAG.UpdateNodeOperands(Result, Tmp1, Node->getOperand(1));
2614     break;
2615   case ISD::STACKSAVE:
2616     Tmp1 = LegalizeOp(Node->getOperand(0));  // Legalize the chain.
2617     Result = DAG.UpdateNodeOperands(Result, Tmp1);
2618     Tmp1 = Result.getValue(0);
2619     Tmp2 = Result.getValue(1);
2620     
2621     switch (TLI.getOperationAction(ISD::STACKSAVE, MVT::Other)) {
2622     default: assert(0 && "This action is not supported yet!");
2623     case TargetLowering::Legal: break;
2624     case TargetLowering::Custom:
2625       Tmp3 = TLI.LowerOperation(Result, DAG);
2626       if (Tmp3.Val) {
2627         Tmp1 = LegalizeOp(Tmp3);
2628         Tmp2 = LegalizeOp(Tmp3.getValue(1));
2629       }
2630       break;
2631     case TargetLowering::Expand:
2632       // Expand to CopyFromReg if the target set 
2633       // StackPointerRegisterToSaveRestore.
2634       if (unsigned SP = TLI.getStackPointerRegisterToSaveRestore()) {
2635         Tmp1 = DAG.getCopyFromReg(Result.getOperand(0), SP,
2636                                   Node->getValueType(0));
2637         Tmp2 = Tmp1.getValue(1);
2638       } else {
2639         Tmp1 = DAG.getNode(ISD::UNDEF, Node->getValueType(0));
2640         Tmp2 = Node->getOperand(0);
2641       }
2642       break;
2643     }
2644
2645     // Since stacksave produce two values, make sure to remember that we
2646     // legalized both of them.
2647     AddLegalizedOperand(SDOperand(Node, 0), Tmp1);
2648     AddLegalizedOperand(SDOperand(Node, 1), Tmp2);
2649     return Op.ResNo ? Tmp2 : Tmp1;
2650
2651   case ISD::STACKRESTORE:
2652     Tmp1 = LegalizeOp(Node->getOperand(0));  // Legalize the chain.
2653     Tmp2 = LegalizeOp(Node->getOperand(1));  // Legalize the pointer.
2654     Result = DAG.UpdateNodeOperands(Result, Tmp1, Tmp2);
2655       
2656     switch (TLI.getOperationAction(ISD::STACKRESTORE, MVT::Other)) {
2657     default: assert(0 && "This action is not supported yet!");
2658     case TargetLowering::Legal: break;
2659     case TargetLowering::Custom:
2660       Tmp1 = TLI.LowerOperation(Result, DAG);
2661       if (Tmp1.Val) Result = Tmp1;
2662       break;
2663     case TargetLowering::Expand:
2664       // Expand to CopyToReg if the target set 
2665       // StackPointerRegisterToSaveRestore.
2666       if (unsigned SP = TLI.getStackPointerRegisterToSaveRestore()) {
2667         Result = DAG.getCopyToReg(Tmp1, SP, Tmp2);
2668       } else {
2669         Result = Tmp1;
2670       }
2671       break;
2672     }
2673     break;
2674
2675   case ISD::READCYCLECOUNTER:
2676     Tmp1 = LegalizeOp(Node->getOperand(0)); // Legalize the chain
2677     Result = DAG.UpdateNodeOperands(Result, Tmp1);
2678     switch (TLI.getOperationAction(ISD::READCYCLECOUNTER,
2679                                    Node->getValueType(0))) {
2680     default: assert(0 && "This action is not supported yet!");
2681     case TargetLowering::Legal:
2682       Tmp1 = Result.getValue(0);
2683       Tmp2 = Result.getValue(1);
2684       break;
2685     case TargetLowering::Custom:
2686       Result = TLI.LowerOperation(Result, DAG);
2687       Tmp1 = LegalizeOp(Result.getValue(0));
2688       Tmp2 = LegalizeOp(Result.getValue(1));
2689       break;
2690     }
2691
2692     // Since rdcc produce two values, make sure to remember that we legalized
2693     // both of them.
2694     AddLegalizedOperand(SDOperand(Node, 0), Tmp1);
2695     AddLegalizedOperand(SDOperand(Node, 1), Tmp2);
2696     return Result;
2697
2698   case ISD::SELECT:
2699     switch (getTypeAction(Node->getOperand(0).getValueType())) {
2700     case Expand: assert(0 && "It's impossible to expand bools");
2701     case Legal:
2702       Tmp1 = LegalizeOp(Node->getOperand(0)); // Legalize the condition.
2703       break;
2704     case Promote: {
2705       Tmp1 = PromoteOp(Node->getOperand(0));  // Promote the condition.
2706       // Make sure the condition is either zero or one.
2707       unsigned BitWidth = Tmp1.getValueSizeInBits();
2708       if (!DAG.MaskedValueIsZero(Tmp1,
2709                                  APInt::getHighBitsSet(BitWidth, BitWidth-1)))
2710         Tmp1 = DAG.getZeroExtendInReg(Tmp1, MVT::i1);
2711       break;
2712     }
2713     }
2714     Tmp2 = LegalizeOp(Node->getOperand(1));   // TrueVal
2715     Tmp3 = LegalizeOp(Node->getOperand(2));   // FalseVal
2716
2717     Result = DAG.UpdateNodeOperands(Result, Tmp1, Tmp2, Tmp3);
2718       
2719     switch (TLI.getOperationAction(ISD::SELECT, Tmp2.getValueType())) {
2720     default: assert(0 && "This action is not supported yet!");
2721     case TargetLowering::Legal: break;
2722     case TargetLowering::Custom: {
2723       Tmp1 = TLI.LowerOperation(Result, DAG);
2724       if (Tmp1.Val) Result = Tmp1;
2725       break;
2726     }
2727     case TargetLowering::Expand:
2728       if (Tmp1.getOpcode() == ISD::SETCC) {
2729         Result = DAG.getSelectCC(Tmp1.getOperand(0), Tmp1.getOperand(1), 
2730                               Tmp2, Tmp3,
2731                               cast<CondCodeSDNode>(Tmp1.getOperand(2))->get());
2732       } else {
2733         Result = DAG.getSelectCC(Tmp1, 
2734                                  DAG.getConstant(0, Tmp1.getValueType()),
2735                                  Tmp2, Tmp3, ISD::SETNE);
2736       }
2737       break;
2738     case TargetLowering::Promote: {
2739       MVT::ValueType NVT =
2740         TLI.getTypeToPromoteTo(ISD::SELECT, Tmp2.getValueType());
2741       unsigned ExtOp, TruncOp;
2742       if (MVT::isVector(Tmp2.getValueType())) {
2743         ExtOp   = ISD::BIT_CONVERT;
2744         TruncOp = ISD::BIT_CONVERT;
2745       } else if (MVT::isInteger(Tmp2.getValueType())) {
2746         ExtOp   = ISD::ANY_EXTEND;
2747         TruncOp = ISD::TRUNCATE;
2748       } else {
2749         ExtOp   = ISD::FP_EXTEND;
2750         TruncOp = ISD::FP_ROUND;
2751       }
2752       // Promote each of the values to the new type.
2753       Tmp2 = DAG.getNode(ExtOp, NVT, Tmp2);
2754       Tmp3 = DAG.getNode(ExtOp, NVT, Tmp3);
2755       // Perform the larger operation, then round down.
2756       Result = DAG.getNode(ISD::SELECT, NVT, Tmp1, Tmp2,Tmp3);
2757       if (TruncOp != ISD::FP_ROUND)
2758         Result = DAG.getNode(TruncOp, Node->getValueType(0), Result);
2759       else
2760         Result = DAG.getNode(TruncOp, Node->getValueType(0), Result,
2761                              DAG.getIntPtrConstant(0));
2762       break;
2763     }
2764     }
2765     break;
2766   case ISD::SELECT_CC: {
2767     Tmp1 = Node->getOperand(0);               // LHS
2768     Tmp2 = Node->getOperand(1);               // RHS
2769     Tmp3 = LegalizeOp(Node->getOperand(2));   // True
2770     Tmp4 = LegalizeOp(Node->getOperand(3));   // False
2771     SDOperand CC = Node->getOperand(4);
2772     
2773     LegalizeSetCCOperands(Tmp1, Tmp2, CC);
2774     
2775     // If we didn't get both a LHS and RHS back from LegalizeSetCCOperands,
2776     // the LHS is a legal SETCC itself.  In this case, we need to compare
2777     // the result against zero to select between true and false values.
2778     if (Tmp2.Val == 0) {
2779       Tmp2 = DAG.getConstant(0, Tmp1.getValueType());
2780       CC = DAG.getCondCode(ISD::SETNE);
2781     }
2782     Result = DAG.UpdateNodeOperands(Result, Tmp1, Tmp2, Tmp3, Tmp4, CC);
2783
2784     // Everything is legal, see if we should expand this op or something.
2785     switch (TLI.getOperationAction(ISD::SELECT_CC, Tmp3.getValueType())) {
2786     default: assert(0 && "This action is not supported yet!");
2787     case TargetLowering::Legal: break;
2788     case TargetLowering::Custom:
2789       Tmp1 = TLI.LowerOperation(Result, DAG);
2790       if (Tmp1.Val) Result = Tmp1;
2791       break;
2792     }
2793     break;
2794   }
2795   case ISD::SETCC:
2796     Tmp1 = Node->getOperand(0);
2797     Tmp2 = Node->getOperand(1);
2798     Tmp3 = Node->getOperand(2);
2799     LegalizeSetCCOperands(Tmp1, Tmp2, Tmp3);
2800     
2801     // If we had to Expand the SetCC operands into a SELECT node, then it may 
2802     // not always be possible to return a true LHS & RHS.  In this case, just 
2803     // return the value we legalized, returned in the LHS
2804     if (Tmp2.Val == 0) {
2805       Result = Tmp1;
2806       break;
2807     }
2808
2809     switch (TLI.getOperationAction(ISD::SETCC, Tmp1.getValueType())) {
2810     default: assert(0 && "Cannot handle this action for SETCC yet!");
2811     case TargetLowering::Custom:
2812       isCustom = true;
2813       // FALLTHROUGH.
2814     case TargetLowering::Legal:
2815       Result = DAG.UpdateNodeOperands(Result, Tmp1, Tmp2, Tmp3);
2816       if (isCustom) {
2817         Tmp4 = TLI.LowerOperation(Result, DAG);
2818         if (Tmp4.Val) Result = Tmp4;
2819       }
2820       break;
2821     case TargetLowering::Promote: {
2822       // First step, figure out the appropriate operation to use.
2823       // Allow SETCC to not be supported for all legal data types
2824       // Mostly this targets FP
2825       MVT::ValueType NewInTy = Node->getOperand(0).getValueType();
2826       MVT::ValueType OldVT = NewInTy; OldVT = OldVT;
2827
2828       // Scan for the appropriate larger type to use.
2829       while (1) {
2830         NewInTy = (MVT::ValueType)(NewInTy+1);
2831
2832         assert(MVT::isInteger(NewInTy) == MVT::isInteger(OldVT) &&
2833                "Fell off of the edge of the integer world");
2834         assert(MVT::isFloatingPoint(NewInTy) == MVT::isFloatingPoint(OldVT) &&
2835                "Fell off of the edge of the floating point world");
2836           
2837         // If the target supports SETCC of this type, use it.
2838         if (TLI.isOperationLegal(ISD::SETCC, NewInTy))
2839           break;
2840       }
2841       if (MVT::isInteger(NewInTy))
2842         assert(0 && "Cannot promote Legal Integer SETCC yet");
2843       else {
2844         Tmp1 = DAG.getNode(ISD::FP_EXTEND, NewInTy, Tmp1);
2845         Tmp2 = DAG.getNode(ISD::FP_EXTEND, NewInTy, Tmp2);
2846       }
2847       Tmp1 = LegalizeOp(Tmp1);
2848       Tmp2 = LegalizeOp(Tmp2);
2849       Result = DAG.UpdateNodeOperands(Result, Tmp1, Tmp2, Tmp3);
2850       Result = LegalizeOp(Result);
2851       break;
2852     }
2853     case TargetLowering::Expand:
2854       // Expand a setcc node into a select_cc of the same condition, lhs, and
2855       // rhs that selects between const 1 (true) and const 0 (false).
2856       MVT::ValueType VT = Node->getValueType(0);
2857       Result = DAG.getNode(ISD::SELECT_CC, VT, Tmp1, Tmp2, 
2858                            DAG.getConstant(1, VT), DAG.getConstant(0, VT),
2859                            Tmp3);
2860       break;
2861     }
2862     break;
2863
2864   case ISD::SHL_PARTS:
2865   case ISD::SRA_PARTS:
2866   case ISD::SRL_PARTS: {
2867     SmallVector<SDOperand, 8> Ops;
2868     bool Changed = false;
2869     for (unsigned i = 0, e = Node->getNumOperands(); i != e; ++i) {
2870       Ops.push_back(LegalizeOp(Node->getOperand(i)));
2871       Changed |= Ops.back() != Node->getOperand(i);
2872     }
2873     if (Changed)
2874       Result = DAG.UpdateNodeOperands(Result, &Ops[0], Ops.size());
2875
2876     switch (TLI.getOperationAction(Node->getOpcode(),
2877                                    Node->getValueType(0))) {
2878     default: assert(0 && "This action is not supported yet!");
2879     case TargetLowering::Legal: break;
2880     case TargetLowering::Custom:
2881       Tmp1 = TLI.LowerOperation(Result, DAG);
2882       if (Tmp1.Val) {
2883         SDOperand Tmp2, RetVal(0, 0);
2884         for (unsigned i = 0, e = Node->getNumValues(); i != e; ++i) {
2885           Tmp2 = LegalizeOp(Tmp1.getValue(i));
2886           AddLegalizedOperand(SDOperand(Node, i), Tmp2);
2887           if (i == Op.ResNo)
2888             RetVal = Tmp2;
2889         }
2890         assert(RetVal.Val && "Illegal result number");
2891         return RetVal;
2892       }
2893       break;
2894     }
2895
2896     // Since these produce multiple values, make sure to remember that we
2897     // legalized all of them.
2898     for (unsigned i = 0, e = Node->getNumValues(); i != e; ++i)
2899       AddLegalizedOperand(SDOperand(Node, i), Result.getValue(i));
2900     return Result.getValue(Op.ResNo);
2901   }
2902
2903     // Binary operators
2904   case ISD::ADD:
2905   case ISD::SUB:
2906   case ISD::MUL:
2907   case ISD::MULHS:
2908   case ISD::MULHU:
2909   case ISD::UDIV:
2910   case ISD::SDIV:
2911   case ISD::AND:
2912   case ISD::OR:
2913   case ISD::XOR:
2914   case ISD::SHL:
2915   case ISD::SRL:
2916   case ISD::SRA:
2917   case ISD::FADD:
2918   case ISD::FSUB:
2919   case ISD::FMUL:
2920   case ISD::FDIV:
2921   case ISD::FPOW:
2922     Tmp1 = LegalizeOp(Node->getOperand(0));   // LHS
2923     switch (getTypeAction(Node->getOperand(1).getValueType())) {
2924     case Expand: assert(0 && "Not possible");
2925     case Legal:
2926       Tmp2 = LegalizeOp(Node->getOperand(1)); // Legalize the RHS.
2927       break;
2928     case Promote:
2929       Tmp2 = PromoteOp(Node->getOperand(1));  // Promote the RHS.
2930       break;
2931     }
2932     
2933     Result = DAG.UpdateNodeOperands(Result, Tmp1, Tmp2);
2934       
2935     switch (TLI.getOperationAction(Node->getOpcode(), Node->getValueType(0))) {
2936     default: assert(0 && "BinOp legalize operation not supported");
2937     case TargetLowering::Legal: break;
2938     case TargetLowering::Custom:
2939       Tmp1 = TLI.LowerOperation(Result, DAG);
2940       if (Tmp1.Val) Result = Tmp1;
2941       break;
2942     case TargetLowering::Expand: {
2943       MVT::ValueType VT = Op.getValueType();
2944  
2945       // See if multiply or divide can be lowered using two-result operations.
2946       SDVTList VTs = DAG.getVTList(VT, VT);
2947       if (Node->getOpcode() == ISD::MUL) {
2948         // We just need the low half of the multiply; try both the signed
2949         // and unsigned forms. If the target supports both SMUL_LOHI and
2950         // UMUL_LOHI, form a preference by checking which forms of plain
2951         // MULH it supports.
2952         bool HasSMUL_LOHI = TLI.isOperationLegal(ISD::SMUL_LOHI, VT);
2953         bool HasUMUL_LOHI = TLI.isOperationLegal(ISD::UMUL_LOHI, VT);
2954         bool HasMULHS = TLI.isOperationLegal(ISD::MULHS, VT);
2955         bool HasMULHU = TLI.isOperationLegal(ISD::MULHU, VT);
2956         unsigned OpToUse = 0;
2957         if (HasSMUL_LOHI && !HasMULHS) {
2958           OpToUse = ISD::SMUL_LOHI;
2959         } else if (HasUMUL_LOHI && !HasMULHU) {
2960           OpToUse = ISD::UMUL_LOHI;
2961         } else if (HasSMUL_LOHI) {
2962           OpToUse = ISD::SMUL_LOHI;
2963         } else if (HasUMUL_LOHI) {
2964           OpToUse = ISD::UMUL_LOHI;
2965         }
2966         if (OpToUse) {
2967           Result = SDOperand(DAG.getNode(OpToUse, VTs, Tmp1, Tmp2).Val, 0);
2968           break;
2969         }
2970       }
2971       if (Node->getOpcode() == ISD::MULHS &&
2972           TLI.isOperationLegal(ISD::SMUL_LOHI, VT)) {
2973         Result = SDOperand(DAG.getNode(ISD::SMUL_LOHI, VTs, Tmp1, Tmp2).Val, 1);
2974         break;
2975       }
2976       if (Node->getOpcode() == ISD::MULHU && 
2977           TLI.isOperationLegal(ISD::UMUL_LOHI, VT)) {
2978         Result = SDOperand(DAG.getNode(ISD::UMUL_LOHI, VTs, Tmp1, Tmp2).Val, 1);
2979         break;
2980       }
2981       if (Node->getOpcode() == ISD::SDIV &&
2982           TLI.isOperationLegal(ISD::SDIVREM, VT)) {
2983         Result = SDOperand(DAG.getNode(ISD::SDIVREM, VTs, Tmp1, Tmp2).Val, 0);
2984         break;
2985       }
2986       if (Node->getOpcode() == ISD::UDIV &&
2987           TLI.isOperationLegal(ISD::UDIVREM, VT)) {
2988         Result = SDOperand(DAG.getNode(ISD::UDIVREM, VTs, Tmp1, Tmp2).Val, 0);
2989         break;
2990       }
2991
2992       // Check to see if we have a libcall for this operator.
2993       RTLIB::Libcall LC = RTLIB::UNKNOWN_LIBCALL;
2994       bool isSigned = false;
2995       switch (Node->getOpcode()) {
2996       case ISD::UDIV:
2997       case ISD::SDIV:
2998         if (VT == MVT::i32) {
2999           LC = Node->getOpcode() == ISD::UDIV
3000             ? RTLIB::UDIV_I32 : RTLIB::SDIV_I32;
3001           isSigned = Node->getOpcode() == ISD::SDIV;
3002         }
3003         break;
3004       case ISD::FPOW:
3005         LC = GetFPLibCall(VT, RTLIB::POW_F32, RTLIB::POW_F64, RTLIB::POW_F80,
3006                           RTLIB::POW_PPCF128);
3007         break;
3008       default: break;
3009       }
3010       if (LC != RTLIB::UNKNOWN_LIBCALL) {
3011         SDOperand Dummy;
3012         Result = ExpandLibCall(LC, Node, isSigned, Dummy);
3013         break;
3014       }
3015
3016       assert(MVT::isVector(Node->getValueType(0)) &&
3017              "Cannot expand this binary operator!");
3018       // Expand the operation into a bunch of nasty scalar code.
3019       Result = LegalizeOp(UnrollVectorOp(Op));
3020       break;
3021     }
3022     case TargetLowering::Promote: {
3023       switch (Node->getOpcode()) {
3024       default:  assert(0 && "Do not know how to promote this BinOp!");
3025       case ISD::AND:
3026       case ISD::OR:
3027       case ISD::XOR: {
3028         MVT::ValueType OVT = Node->getValueType(0);
3029         MVT::ValueType NVT = TLI.getTypeToPromoteTo(Node->getOpcode(), OVT);
3030         assert(MVT::isVector(OVT) && "Cannot promote this BinOp!");
3031         // Bit convert each of the values to the new type.
3032         Tmp1 = DAG.getNode(ISD::BIT_CONVERT, NVT, Tmp1);
3033         Tmp2 = DAG.getNode(ISD::BIT_CONVERT, NVT, Tmp2);
3034         Result = DAG.getNode(Node->getOpcode(), NVT, Tmp1, Tmp2);
3035         // Bit convert the result back the original type.
3036         Result = DAG.getNode(ISD::BIT_CONVERT, OVT, Result);
3037         break;
3038       }
3039       }
3040     }
3041     }
3042     break;
3043     
3044   case ISD::SMUL_LOHI:
3045   case ISD::UMUL_LOHI:
3046   case ISD::SDIVREM:
3047   case ISD::UDIVREM:
3048     // These nodes will only be produced by target-specific lowering, so
3049     // they shouldn't be here if they aren't legal.
3050     assert(TLI.isOperationLegal(Node->getOpcode(), Node->getValueType(0)) &&
3051            "This must be legal!");
3052
3053     Tmp1 = LegalizeOp(Node->getOperand(0));   // LHS
3054     Tmp2 = LegalizeOp(Node->getOperand(1));   // RHS
3055     Result = DAG.UpdateNodeOperands(Result, Tmp1, Tmp2);
3056     break;
3057
3058   case ISD::FCOPYSIGN:  // FCOPYSIGN does not require LHS/RHS to match type!
3059     Tmp1 = LegalizeOp(Node->getOperand(0));   // LHS
3060     switch (getTypeAction(Node->getOperand(1).getValueType())) {
3061       case Expand: assert(0 && "Not possible");
3062       case Legal:
3063         Tmp2 = LegalizeOp(Node->getOperand(1)); // Legalize the RHS.
3064         break;
3065       case Promote:
3066         Tmp2 = PromoteOp(Node->getOperand(1));  // Promote the RHS.
3067         break;
3068     }
3069       
3070     Result = DAG.UpdateNodeOperands(Result, Tmp1, Tmp2);
3071     
3072     switch (TLI.getOperationAction(Node->getOpcode(), Node->getValueType(0))) {
3073     default: assert(0 && "Operation not supported");
3074     case TargetLowering::Custom:
3075       Tmp1 = TLI.LowerOperation(Result, DAG);
3076       if (Tmp1.Val) Result = Tmp1;
3077       break;
3078     case TargetLowering::Legal: break;
3079     case TargetLowering::Expand: {
3080       // If this target supports fabs/fneg natively and select is cheap,
3081       // do this efficiently.
3082       if (!TLI.isSelectExpensive() &&
3083           TLI.getOperationAction(ISD::FABS, Tmp1.getValueType()) ==
3084           TargetLowering::Legal &&
3085           TLI.getOperationAction(ISD::FNEG, Tmp1.getValueType()) ==
3086           TargetLowering::Legal) {
3087         // Get the sign bit of the RHS.
3088         MVT::ValueType IVT = 
3089           Tmp2.getValueType() == MVT::f32 ? MVT::i32 : MVT::i64;
3090         SDOperand SignBit = DAG.getNode(ISD::BIT_CONVERT, IVT, Tmp2);
3091         SignBit = DAG.getSetCC(TLI.getSetCCResultType(SignBit),
3092                                SignBit, DAG.getConstant(0, IVT), ISD::SETLT);
3093         // Get the absolute value of the result.
3094         SDOperand AbsVal = DAG.getNode(ISD::FABS, Tmp1.getValueType(), Tmp1);
3095         // Select between the nabs and abs value based on the sign bit of
3096         // the input.
3097         Result = DAG.getNode(ISD::SELECT, AbsVal.getValueType(), SignBit,
3098                              DAG.getNode(ISD::FNEG, AbsVal.getValueType(), 
3099                                          AbsVal),
3100                              AbsVal);
3101         Result = LegalizeOp(Result);
3102         break;
3103       }
3104       
3105       // Otherwise, do bitwise ops!
3106       MVT::ValueType NVT = 
3107         Node->getValueType(0) == MVT::f32 ? MVT::i32 : MVT::i64;
3108       Result = ExpandFCOPYSIGNToBitwiseOps(Node, NVT, DAG, TLI);
3109       Result = DAG.getNode(ISD::BIT_CONVERT, Node->getValueType(0), Result);
3110       Result = LegalizeOp(Result);
3111       break;
3112     }
3113     }
3114     break;
3115     
3116   case ISD::ADDC:
3117   case ISD::SUBC:
3118     Tmp1 = LegalizeOp(Node->getOperand(0));
3119     Tmp2 = LegalizeOp(Node->getOperand(1));
3120     Result = DAG.UpdateNodeOperands(Result, Tmp1, Tmp2);
3121     // Since this produces two values, make sure to remember that we legalized
3122     // both of them.
3123     AddLegalizedOperand(SDOperand(Node, 0), Result.getValue(0));
3124     AddLegalizedOperand(SDOperand(Node, 1), Result.getValue(1));
3125     return Result;
3126
3127   case ISD::ADDE:
3128   case ISD::SUBE:
3129     Tmp1 = LegalizeOp(Node->getOperand(0));
3130     Tmp2 = LegalizeOp(Node->getOperand(1));
3131     Tmp3 = LegalizeOp(Node->getOperand(2));
3132     Result = DAG.UpdateNodeOperands(Result, Tmp1, Tmp2, Tmp3);
3133     // Since this produces two values, make sure to remember that we legalized
3134     // both of them.
3135     AddLegalizedOperand(SDOperand(Node, 0), Result.getValue(0));
3136     AddLegalizedOperand(SDOperand(Node, 1), Result.getValue(1));
3137     return Result;
3138     
3139   case ISD::BUILD_PAIR: {
3140     MVT::ValueType PairTy = Node->getValueType(0);
3141     // TODO: handle the case where the Lo and Hi operands are not of legal type
3142     Tmp1 = LegalizeOp(Node->getOperand(0));   // Lo
3143     Tmp2 = LegalizeOp(Node->getOperand(1));   // Hi
3144     switch (TLI.getOperationAction(ISD::BUILD_PAIR, PairTy)) {
3145     case TargetLowering::Promote:
3146     case TargetLowering::Custom:
3147       assert(0 && "Cannot promote/custom this yet!");
3148     case TargetLowering::Legal:
3149       if (Tmp1 != Node->getOperand(0) || Tmp2 != Node->getOperand(1))
3150         Result = DAG.getNode(ISD::BUILD_PAIR, PairTy, Tmp1, Tmp2);
3151       break;
3152     case TargetLowering::Expand:
3153       Tmp1 = DAG.getNode(ISD::ZERO_EXTEND, PairTy, Tmp1);
3154       Tmp2 = DAG.getNode(ISD::ANY_EXTEND, PairTy, Tmp2);
3155       Tmp2 = DAG.getNode(ISD::SHL, PairTy, Tmp2,
3156                          DAG.getConstant(MVT::getSizeInBits(PairTy)/2, 
3157                                          TLI.getShiftAmountTy()));
3158       Result = DAG.getNode(ISD::OR, PairTy, Tmp1, Tmp2);
3159       break;
3160     }
3161     break;
3162   }
3163
3164   case ISD::UREM:
3165   case ISD::SREM:
3166   case ISD::FREM:
3167     Tmp1 = LegalizeOp(Node->getOperand(0));   // LHS
3168     Tmp2 = LegalizeOp(Node->getOperand(1));   // RHS
3169
3170     switch (TLI.getOperationAction(Node->getOpcode(), Node->getValueType(0))) {
3171     case TargetLowering::Promote: assert(0 && "Cannot promote this yet!");
3172     case TargetLowering::Custom:
3173       isCustom = true;
3174       // FALLTHROUGH
3175     case TargetLowering::Legal:
3176       Result = DAG.UpdateNodeOperands(Result, Tmp1, Tmp2);
3177       if (isCustom) {
3178         Tmp1 = TLI.LowerOperation(Result, DAG);
3179         if (Tmp1.Val) Result = Tmp1;
3180       }
3181       break;
3182     case TargetLowering::Expand: {
3183       unsigned DivOpc= (Node->getOpcode() == ISD::UREM) ? ISD::UDIV : ISD::SDIV;
3184       bool isSigned = DivOpc == ISD::SDIV;
3185       MVT::ValueType VT = Node->getValueType(0);
3186  
3187       // See if remainder can be lowered using two-result operations.
3188       SDVTList VTs = DAG.getVTList(VT, VT);
3189       if (Node->getOpcode() == ISD::SREM &&
3190           TLI.isOperationLegal(ISD::SDIVREM, VT)) {
3191         Result = SDOperand(DAG.getNode(ISD::SDIVREM, VTs, Tmp1, Tmp2).Val, 1);
3192         break;
3193       }
3194       if (Node->getOpcode() == ISD::UREM &&
3195           TLI.isOperationLegal(ISD::UDIVREM, VT)) {
3196         Result = SDOperand(DAG.getNode(ISD::UDIVREM, VTs, Tmp1, Tmp2).Val, 1);
3197         break;
3198       }
3199
3200       if (MVT::isInteger(VT)) {
3201         if (TLI.getOperationAction(DivOpc, VT) ==
3202             TargetLowering::Legal) {
3203           // X % Y -> X-X/Y*Y
3204           Result = DAG.getNode(DivOpc, VT, Tmp1, Tmp2);
3205           Result = DAG.getNode(ISD::MUL, VT, Result, Tmp2);
3206           Result = DAG.getNode(ISD::SUB, VT, Tmp1, Result);
3207         } else if (MVT::isVector(VT)) {
3208           Result = LegalizeOp(UnrollVectorOp(Op));
3209         } else {
3210           assert(VT == MVT::i32 &&
3211                  "Cannot expand this binary operator!");
3212           RTLIB::Libcall LC = Node->getOpcode() == ISD::UREM
3213             ? RTLIB::UREM_I32 : RTLIB::SREM_I32;
3214           SDOperand Dummy;
3215           Result = ExpandLibCall(LC, Node, isSigned, Dummy);
3216         }
3217       } else {
3218         assert(MVT::isFloatingPoint(VT) &&
3219                "remainder op must have integer or floating-point type");
3220         if (MVT::isVector(VT)) {
3221           Result = LegalizeOp(UnrollVectorOp(Op));
3222         } else {
3223           // Floating point mod -> fmod libcall.
3224           RTLIB::Libcall LC = GetFPLibCall(VT, RTLIB::REM_F32, RTLIB::REM_F64,
3225                                            RTLIB::REM_F80, RTLIB::REM_PPCF128);
3226           SDOperand Dummy;
3227           Result = ExpandLibCall(LC, Node, false/*sign irrelevant*/, Dummy);
3228         }
3229       }
3230       break;
3231     }
3232     }
3233     break;
3234   case ISD::VAARG: {
3235     Tmp1 = LegalizeOp(Node->getOperand(0));  // Legalize the chain.
3236     Tmp2 = LegalizeOp(Node->getOperand(1));  // Legalize the pointer.
3237
3238     MVT::ValueType VT = Node->getValueType(0);
3239     switch (TLI.getOperationAction(Node->getOpcode(), MVT::Other)) {
3240     default: assert(0 && "This action is not supported yet!");
3241     case TargetLowering::Custom:
3242       isCustom = true;
3243       // FALLTHROUGH
3244     case TargetLowering::Legal:
3245       Result = DAG.UpdateNodeOperands(Result, Tmp1, Tmp2, Node->getOperand(2));
3246       Result = Result.getValue(0);
3247       Tmp1 = Result.getValue(1);
3248
3249       if (isCustom) {
3250         Tmp2 = TLI.LowerOperation(Result, DAG);
3251         if (Tmp2.Val) {
3252           Result = LegalizeOp(Tmp2);
3253           Tmp1 = LegalizeOp(Tmp2.getValue(1));
3254         }
3255       }
3256       break;
3257     case TargetLowering::Expand: {
3258       const Value *V = cast<SrcValueSDNode>(Node->getOperand(2))->getValue();
3259       SDOperand VAList = DAG.getLoad(TLI.getPointerTy(), Tmp1, Tmp2, V, 0);
3260       // Increment the pointer, VAList, to the next vaarg
3261       Tmp3 = DAG.getNode(ISD::ADD, TLI.getPointerTy(), VAList, 
3262                          DAG.getConstant(MVT::getSizeInBits(VT)/8, 
3263                                          TLI.getPointerTy()));
3264       // Store the incremented VAList to the legalized pointer
3265       Tmp3 = DAG.getStore(VAList.getValue(1), Tmp3, Tmp2, V, 0);
3266       // Load the actual argument out of the pointer VAList
3267       Result = DAG.getLoad(VT, Tmp3, VAList, NULL, 0);
3268       Tmp1 = LegalizeOp(Result.getValue(1));
3269       Result = LegalizeOp(Result);
3270       break;
3271     }
3272     }
3273     // Since VAARG produces two values, make sure to remember that we 
3274     // legalized both of them.
3275     AddLegalizedOperand(SDOperand(Node, 0), Result);
3276     AddLegalizedOperand(SDOperand(Node, 1), Tmp1);
3277     return Op.ResNo ? Tmp1 : Result;
3278   }
3279     
3280   case ISD::VACOPY: 
3281     Tmp1 = LegalizeOp(Node->getOperand(0));  // Legalize the chain.
3282     Tmp2 = LegalizeOp(Node->getOperand(1));  // Legalize the dest pointer.
3283     Tmp3 = LegalizeOp(Node->getOperand(2));  // Legalize the source pointer.
3284
3285     switch (TLI.getOperationAction(ISD::VACOPY, MVT::Other)) {
3286     default: assert(0 && "This action is not supported yet!");
3287     case TargetLowering::Custom:
3288       isCustom = true;
3289       // FALLTHROUGH
3290     case TargetLowering::Legal:
3291       Result = DAG.UpdateNodeOperands(Result, Tmp1, Tmp2, Tmp3,
3292                                       Node->getOperand(3), Node->getOperand(4));
3293       if (isCustom) {
3294         Tmp1 = TLI.LowerOperation(Result, DAG);
3295         if (Tmp1.Val) Result = Tmp1;
3296       }
3297       break;
3298     case TargetLowering::Expand:
3299       // This defaults to loading a pointer from the input and storing it to the
3300       // output, returning the chain.
3301       const Value *VD = cast<SrcValueSDNode>(Node->getOperand(3))->getValue();
3302       const Value *VS = cast<SrcValueSDNode>(Node->getOperand(4))->getValue();
3303       Tmp4 = DAG.getLoad(TLI.getPointerTy(), Tmp1, Tmp3, VS, 0);
3304       Result = DAG.getStore(Tmp4.getValue(1), Tmp4, Tmp2, VD, 0);
3305       break;
3306     }
3307     break;
3308
3309   case ISD::VAEND: 
3310     Tmp1 = LegalizeOp(Node->getOperand(0));  // Legalize the chain.
3311     Tmp2 = LegalizeOp(Node->getOperand(1));  // Legalize the pointer.
3312
3313     switch (TLI.getOperationAction(ISD::VAEND, MVT::Other)) {
3314     default: assert(0 && "This action is not supported yet!");
3315     case TargetLowering::Custom:
3316       isCustom = true;
3317       // FALLTHROUGH
3318     case TargetLowering::Legal:
3319       Result = DAG.UpdateNodeOperands(Result, Tmp1, Tmp2, Node->getOperand(2));
3320       if (isCustom) {
3321         Tmp1 = TLI.LowerOperation(Tmp1, DAG);
3322         if (Tmp1.Val) Result = Tmp1;
3323       }
3324       break;
3325     case TargetLowering::Expand:
3326       Result = Tmp1; // Default to a no-op, return the chain
3327       break;
3328     }
3329     break;
3330     
3331   case ISD::VASTART: 
3332     Tmp1 = LegalizeOp(Node->getOperand(0));  // Legalize the chain.
3333     Tmp2 = LegalizeOp(Node->getOperand(1));  // Legalize the pointer.
3334
3335     Result = DAG.UpdateNodeOperands(Result, Tmp1, Tmp2, Node->getOperand(2));
3336     
3337     switch (TLI.getOperationAction(ISD::VASTART, MVT::Other)) {
3338     default: assert(0 && "This action is not supported yet!");
3339     case TargetLowering::Legal: break;
3340     case TargetLowering::Custom:
3341       Tmp1 = TLI.LowerOperation(Result, DAG);
3342       if (Tmp1.Val) Result = Tmp1;
3343       break;
3344     }
3345     break;
3346     
3347   case ISD::ROTL:
3348   case ISD::ROTR:
3349     Tmp1 = LegalizeOp(Node->getOperand(0));   // LHS
3350     Tmp2 = LegalizeOp(Node->getOperand(1));   // RHS
3351     Result = DAG.UpdateNodeOperands(Result, Tmp1, Tmp2);
3352     switch (TLI.getOperationAction(Node->getOpcode(), Node->getValueType(0))) {
3353     default:
3354       assert(0 && "ROTL/ROTR legalize operation not supported");
3355       break;
3356     case TargetLowering::Legal:
3357       break;
3358     case TargetLowering::Custom:
3359       Tmp1 = TLI.LowerOperation(Result, DAG);
3360       if (Tmp1.Val) Result = Tmp1;
3361       break;
3362     case TargetLowering::Promote:
3363       assert(0 && "Do not know how to promote ROTL/ROTR");
3364       break;
3365     case TargetLowering::Expand:
3366       assert(0 && "Do not know how to expand ROTL/ROTR");
3367       break;
3368     }
3369     break;
3370     
3371   case ISD::BSWAP:
3372     Tmp1 = LegalizeOp(Node->getOperand(0));   // Op
3373     switch (TLI.getOperationAction(Node->getOpcode(), Node->getValueType(0))) {
3374     case TargetLowering::Custom:
3375       assert(0 && "Cannot custom legalize this yet!");
3376     case TargetLowering::Legal:
3377       Result = DAG.UpdateNodeOperands(Result, Tmp1);
3378       break;
3379     case TargetLowering::Promote: {
3380       MVT::ValueType OVT = Tmp1.getValueType();
3381       MVT::ValueType NVT = TLI.getTypeToPromoteTo(Node->getOpcode(), OVT);
3382       unsigned DiffBits = MVT::getSizeInBits(NVT) - MVT::getSizeInBits(OVT);
3383
3384       Tmp1 = DAG.getNode(ISD::ZERO_EXTEND, NVT, Tmp1);
3385       Tmp1 = DAG.getNode(ISD::BSWAP, NVT, Tmp1);
3386       Result = DAG.getNode(ISD::SRL, NVT, Tmp1,
3387                            DAG.getConstant(DiffBits, TLI.getShiftAmountTy()));
3388       break;
3389     }
3390     case TargetLowering::Expand:
3391       Result = ExpandBSWAP(Tmp1);
3392       break;
3393     }
3394     break;
3395     
3396   case ISD::CTPOP:
3397   case ISD::CTTZ:
3398   case ISD::CTLZ:
3399     Tmp1 = LegalizeOp(Node->getOperand(0));   // Op
3400     switch (TLI.getOperationAction(Node->getOpcode(), Node->getValueType(0))) {
3401     case TargetLowering::Custom:
3402     case TargetLowering::Legal:
3403       Result = DAG.UpdateNodeOperands(Result, Tmp1);
3404       if (TLI.getOperationAction(Node->getOpcode(), Node->getValueType(0)) ==
3405           TargetLowering::Custom) {
3406         Tmp1 = TLI.LowerOperation(Result, DAG);
3407         if (Tmp1.Val) {
3408           Result = Tmp1;
3409         }
3410       }
3411       break;
3412     case TargetLowering::Promote: {
3413       MVT::ValueType OVT = Tmp1.getValueType();
3414       MVT::ValueType NVT = TLI.getTypeToPromoteTo(Node->getOpcode(), OVT);
3415
3416       // Zero extend the argument.
3417       Tmp1 = DAG.getNode(ISD::ZERO_EXTEND, NVT, Tmp1);
3418       // Perform the larger operation, then subtract if needed.
3419       Tmp1 = DAG.getNode(Node->getOpcode(), Node->getValueType(0), Tmp1);
3420       switch (Node->getOpcode()) {
3421       case ISD::CTPOP:
3422         Result = Tmp1;
3423         break;
3424       case ISD::CTTZ:
3425         //if Tmp1 == sizeinbits(NVT) then Tmp1 = sizeinbits(Old VT)
3426         Tmp2 = DAG.getSetCC(TLI.getSetCCResultType(Tmp1), Tmp1,
3427                             DAG.getConstant(MVT::getSizeInBits(NVT), NVT),
3428                             ISD::SETEQ);
3429         Result = DAG.getNode(ISD::SELECT, NVT, Tmp2,
3430                              DAG.getConstant(MVT::getSizeInBits(OVT),NVT), Tmp1);
3431         break;
3432       case ISD::CTLZ:
3433         // Tmp1 = Tmp1 - (sizeinbits(NVT) - sizeinbits(Old VT))
3434         Result = DAG.getNode(ISD::SUB, NVT, Tmp1,
3435                              DAG.getConstant(MVT::getSizeInBits(NVT) -
3436                                              MVT::getSizeInBits(OVT), NVT));
3437         break;
3438       }
3439       break;
3440     }
3441     case TargetLowering::Expand:
3442       Result = ExpandBitCount(Node->getOpcode(), Tmp1);
3443       break;
3444     }
3445     break;
3446
3447     // Unary operators
3448   case ISD::FABS:
3449   case ISD::FNEG:
3450   case ISD::FSQRT:
3451   case ISD::FSIN:
3452   case ISD::FCOS:
3453     Tmp1 = LegalizeOp(Node->getOperand(0));
3454     switch (TLI.getOperationAction(Node->getOpcode(), Node->getValueType(0))) {
3455     case TargetLowering::Promote:
3456     case TargetLowering::Custom:
3457      isCustom = true;
3458      // FALLTHROUGH
3459     case TargetLowering::Legal:
3460       Result = DAG.UpdateNodeOperands(Result, Tmp1);
3461       if (isCustom) {
3462         Tmp1 = TLI.LowerOperation(Result, DAG);
3463         if (Tmp1.Val) Result = Tmp1;
3464       }
3465       break;
3466     case TargetLowering::Expand:
3467       switch (Node->getOpcode()) {
3468       default: assert(0 && "Unreachable!");
3469       case ISD::FNEG:
3470         // Expand Y = FNEG(X) ->  Y = SUB -0.0, X
3471         Tmp2 = DAG.getConstantFP(-0.0, Node->getValueType(0));
3472         Result = DAG.getNode(ISD::FSUB, Node->getValueType(0), Tmp2, Tmp1);
3473         break;
3474       case ISD::FABS: {
3475         // Expand Y = FABS(X) -> Y = (X >u 0.0) ? X : fneg(X).
3476         MVT::ValueType VT = Node->getValueType(0);
3477         Tmp2 = DAG.getConstantFP(0.0, VT);
3478         Tmp2 = DAG.getSetCC(TLI.getSetCCResultType(Tmp1), Tmp1, Tmp2,
3479                             ISD::SETUGT);
3480         Tmp3 = DAG.getNode(ISD::FNEG, VT, Tmp1);
3481         Result = DAG.getNode(ISD::SELECT, VT, Tmp2, Tmp1, Tmp3);
3482         break;
3483       }
3484       case ISD::FSQRT:
3485       case ISD::FSIN:
3486       case ISD::FCOS: {
3487         MVT::ValueType VT = Node->getValueType(0);
3488
3489         // Expand unsupported unary vector operators by unrolling them.
3490         if (MVT::isVector(VT)) {
3491           Result = LegalizeOp(UnrollVectorOp(Op));
3492           break;
3493         }
3494
3495         RTLIB::Libcall LC = RTLIB::UNKNOWN_LIBCALL;
3496         switch(Node->getOpcode()) {
3497         case ISD::FSQRT:
3498           LC = GetFPLibCall(VT, RTLIB::SQRT_F32, RTLIB::SQRT_F64,
3499                             RTLIB::SQRT_F80, RTLIB::SQRT_PPCF128);
3500           break;
3501         case ISD::FSIN:
3502           LC = GetFPLibCall(VT, RTLIB::SIN_F32, RTLIB::SIN_F64,
3503                             RTLIB::SIN_F80, RTLIB::SIN_PPCF128);
3504           break;
3505         case ISD::FCOS:
3506           LC = GetFPLibCall(VT, RTLIB::COS_F32, RTLIB::COS_F64,
3507                             RTLIB::COS_F80, RTLIB::COS_PPCF128);
3508           break;
3509         default: assert(0 && "Unreachable!");
3510         }
3511         SDOperand Dummy;
3512         Result = ExpandLibCall(LC, Node, false/*sign irrelevant*/, Dummy);
3513         break;
3514       }
3515       }
3516       break;
3517     }
3518     break;
3519   case ISD::FPOWI: {
3520     MVT::ValueType VT = Node->getValueType(0);
3521
3522     // Expand unsupported unary vector operators by unrolling them.
3523     if (MVT::isVector(VT)) {
3524       Result = LegalizeOp(UnrollVectorOp(Op));
3525       break;
3526     }
3527
3528     // We always lower FPOWI into a libcall.  No target support for it yet.
3529     RTLIB::Libcall LC = GetFPLibCall(VT, RTLIB::POWI_F32, RTLIB::POWI_F64,
3530                                      RTLIB::POWI_F80, RTLIB::POWI_PPCF128);
3531     SDOperand Dummy;
3532     Result = ExpandLibCall(LC, Node, false/*sign irrelevant*/, Dummy);
3533     break;
3534   }
3535   case ISD::BIT_CONVERT:
3536     if (!isTypeLegal(Node->getOperand(0).getValueType())) {
3537       Result = EmitStackConvert(Node->getOperand(0), Node->getValueType(0),
3538                                 Node->getValueType(0));
3539     } else if (MVT::isVector(Op.getOperand(0).getValueType())) {
3540       // The input has to be a vector type, we have to either scalarize it, pack
3541       // it, or convert it based on whether the input vector type is legal.
3542       SDNode *InVal = Node->getOperand(0).Val;
3543       int InIx = Node->getOperand(0).ResNo;
3544       unsigned NumElems = MVT::getVectorNumElements(InVal->getValueType(InIx));
3545       MVT::ValueType EVT = MVT::getVectorElementType(InVal->getValueType(InIx));
3546     
3547       // Figure out if there is a simple type corresponding to this Vector
3548       // type.  If so, convert to the vector type.
3549       MVT::ValueType TVT = MVT::getVectorType(EVT, NumElems);
3550       if (TLI.isTypeLegal(TVT)) {
3551         // Turn this into a bit convert of the vector input.
3552         Result = DAG.getNode(ISD::BIT_CONVERT, Node->getValueType(0), 
3553                              LegalizeOp(Node->getOperand(0)));
3554         break;
3555       } else if (NumElems == 1) {
3556         // Turn this into a bit convert of the scalar input.
3557         Result = DAG.getNode(ISD::BIT_CONVERT, Node->getValueType(0), 
3558                              ScalarizeVectorOp(Node->getOperand(0)));
3559         break;
3560       } else {
3561         // FIXME: UNIMP!  Store then reload
3562         assert(0 && "Cast from unsupported vector type not implemented yet!");
3563       }
3564     } else {
3565       switch (TLI.getOperationAction(ISD::BIT_CONVERT,
3566                                      Node->getOperand(0).getValueType())) {
3567       default: assert(0 && "Unknown operation action!");
3568       case TargetLowering::Expand:
3569         Result = EmitStackConvert(Node->getOperand(0), Node->getValueType(0),
3570                                   Node->getValueType(0));
3571         break;
3572       case TargetLowering::Legal:
3573         Tmp1 = LegalizeOp(Node->getOperand(0));
3574         Result = DAG.UpdateNodeOperands(Result, Tmp1);
3575         break;
3576       }
3577     }
3578     break;
3579       
3580     // Conversion operators.  The source and destination have different types.
3581   case ISD::SINT_TO_FP:
3582   case ISD::UINT_TO_FP: {
3583     bool isSigned = Node->getOpcode() == ISD::SINT_TO_FP;
3584     switch (getTypeAction(Node->getOperand(0).getValueType())) {
3585     case Legal:
3586       switch (TLI.getOperationAction(Node->getOpcode(),
3587                                      Node->getOperand(0).getValueType())) {
3588       default: assert(0 && "Unknown operation action!");
3589       case TargetLowering::Custom:
3590         isCustom = true;
3591         // FALLTHROUGH
3592       case TargetLowering::Legal:
3593         Tmp1 = LegalizeOp(Node->getOperand(0));
3594         Result = DAG.UpdateNodeOperands(Result, Tmp1);
3595         if (isCustom) {
3596           Tmp1 = TLI.LowerOperation(Result, DAG);
3597           if (Tmp1.Val) Result = Tmp1;
3598         }
3599         break;
3600       case TargetLowering::Expand:
3601         Result = ExpandLegalINT_TO_FP(isSigned,
3602                                       LegalizeOp(Node->getOperand(0)),
3603                                       Node->getValueType(0));
3604         break;
3605       case TargetLowering::Promote:
3606         Result = PromoteLegalINT_TO_FP(LegalizeOp(Node->getOperand(0)),
3607                                        Node->getValueType(0),
3608                                        isSigned);
3609         break;
3610       }
3611       break;
3612     case Expand:
3613       Result = ExpandIntToFP(Node->getOpcode() == ISD::SINT_TO_FP,
3614                              Node->getValueType(0), Node->getOperand(0));
3615       break;
3616     case Promote:
3617       Tmp1 = PromoteOp(Node->getOperand(0));
3618       if (isSigned) {
3619         Tmp1 = DAG.getNode(ISD::SIGN_EXTEND_INREG, Tmp1.getValueType(),
3620                  Tmp1, DAG.getValueType(Node->getOperand(0).getValueType()));
3621       } else {
3622         Tmp1 = DAG.getZeroExtendInReg(Tmp1,
3623                                       Node->getOperand(0).getValueType());
3624       }
3625       Result = DAG.UpdateNodeOperands(Result, Tmp1);
3626       Result = LegalizeOp(Result);  // The 'op' is not necessarily legal!
3627       break;
3628     }
3629     break;
3630   }
3631   case ISD::TRUNCATE:
3632     switch (getTypeAction(Node->getOperand(0).getValueType())) {
3633     case Legal:
3634       Tmp1 = LegalizeOp(Node->getOperand(0));
3635       Result = DAG.UpdateNodeOperands(Result, Tmp1);
3636       break;
3637     case Expand:
3638       ExpandOp(Node->getOperand(0), Tmp1, Tmp2);
3639
3640       // Since the result is legal, we should just be able to truncate the low
3641       // part of the source.
3642       Result = DAG.getNode(ISD::TRUNCATE, Node->getValueType(0), Tmp1);
3643       break;
3644     case Promote:
3645       Result = PromoteOp(Node->getOperand(0));
3646       Result = DAG.getNode(ISD::TRUNCATE, Op.getValueType(), Result);
3647       break;
3648     }
3649     break;
3650
3651   case ISD::FP_TO_SINT:
3652   case ISD::FP_TO_UINT:
3653     switch (getTypeAction(Node->getOperand(0).getValueType())) {
3654     case Legal:
3655       Tmp1 = LegalizeOp(Node->getOperand(0));
3656
3657       switch (TLI.getOperationAction(Node->getOpcode(), Node->getValueType(0))){
3658       default: assert(0 && "Unknown operation action!");
3659       case TargetLowering::Custom:
3660         isCustom = true;
3661         // FALLTHROUGH
3662       case TargetLowering::Legal:
3663         Result = DAG.UpdateNodeOperands(Result, Tmp1);
3664         if (isCustom) {
3665           Tmp1 = TLI.LowerOperation(Result, DAG);
3666           if (Tmp1.Val) Result = Tmp1;
3667         }
3668         break;
3669       case TargetLowering::Promote:
3670         Result = PromoteLegalFP_TO_INT(Tmp1, Node->getValueType(0),
3671                                        Node->getOpcode() == ISD::FP_TO_SINT);
3672         break;
3673       case TargetLowering::Expand:
3674         if (Node->getOpcode() == ISD::FP_TO_UINT) {
3675           SDOperand True, False;
3676           MVT::ValueType VT =  Node->getOperand(0).getValueType();
3677           MVT::ValueType NVT = Node->getValueType(0);
3678           const uint64_t zero[] = {0, 0};
3679           APFloat apf = APFloat(APInt(MVT::getSizeInBits(VT), 2, zero));
3680           APInt x = APInt::getSignBit(MVT::getSizeInBits(NVT));
3681           (void)apf.convertFromAPInt(x, false, APFloat::rmNearestTiesToEven);
3682           Tmp2 = DAG.getConstantFP(apf, VT);
3683           Tmp3 = DAG.getSetCC(TLI.getSetCCResultType(Node->getOperand(0)),
3684                             Node->getOperand(0), Tmp2, ISD::SETLT);
3685           True = DAG.getNode(ISD::FP_TO_SINT, NVT, Node->getOperand(0));
3686           False = DAG.getNode(ISD::FP_TO_SINT, NVT,
3687                               DAG.getNode(ISD::FSUB, VT, Node->getOperand(0),
3688                                           Tmp2));
3689           False = DAG.getNode(ISD::XOR, NVT, False, 
3690                               DAG.getConstant(x, NVT));
3691           Result = DAG.getNode(ISD::SELECT, NVT, Tmp3, True, False);
3692           break;
3693         } else {
3694           assert(0 && "Do not know how to expand FP_TO_SINT yet!");
3695         }
3696         break;
3697       }
3698       break;
3699     case Expand: {
3700       MVT::ValueType VT = Op.getValueType();
3701       MVT::ValueType OVT = Node->getOperand(0).getValueType();
3702       // Convert ppcf128 to i32
3703       if (OVT == MVT::ppcf128 && VT == MVT::i32) {
3704         if (Node->getOpcode() == ISD::FP_TO_SINT) {
3705           Result = DAG.getNode(ISD::FP_ROUND_INREG, MVT::ppcf128, 
3706                                Node->getOperand(0), DAG.getValueType(MVT::f64));
3707           Result = DAG.getNode(ISD::FP_ROUND, MVT::f64, Result, 
3708                                DAG.getIntPtrConstant(1));
3709           Result = DAG.getNode(ISD::FP_TO_SINT, VT, Result);
3710         } else {
3711           const uint64_t TwoE31[] = {0x41e0000000000000LL, 0};
3712           APFloat apf = APFloat(APInt(128, 2, TwoE31));
3713           Tmp2 = DAG.getConstantFP(apf, OVT);
3714           //  X>=2^31 ? (int)(X-2^31)+0x80000000 : (int)X
3715           // FIXME: generated code sucks.
3716           Result = DAG.getNode(ISD::SELECT_CC, VT, Node->getOperand(0), Tmp2,
3717                                DAG.getNode(ISD::ADD, MVT::i32,
3718                                  DAG.getNode(ISD::FP_TO_SINT, VT,
3719                                    DAG.getNode(ISD::FSUB, OVT,
3720                                                  Node->getOperand(0), Tmp2)),
3721                                  DAG.getConstant(0x80000000, MVT::i32)),
3722                                DAG.getNode(ISD::FP_TO_SINT, VT, 
3723                                            Node->getOperand(0)),
3724                                DAG.getCondCode(ISD::SETGE));
3725         }
3726         break;
3727       }
3728       // Convert f32 / f64 to i32 / i64 / i128.
3729       RTLIB::Libcall LC = RTLIB::UNKNOWN_LIBCALL;
3730       switch (Node->getOpcode()) {
3731       case ISD::FP_TO_SINT: {
3732         if (VT == MVT::i32) {
3733           if (OVT == MVT::f32)
3734             LC = RTLIB::FPTOSINT_F32_I32;
3735           else if (OVT == MVT::f64)
3736             LC = RTLIB::FPTOSINT_F64_I32;
3737           else
3738             assert(0 && "Unexpected i32-to-fp conversion!");
3739         } else if (VT == MVT::i64) {
3740           if (OVT == MVT::f32)
3741             LC = RTLIB::FPTOSINT_F32_I64;
3742           else if (OVT == MVT::f64)
3743             LC = RTLIB::FPTOSINT_F64_I64;
3744           else if (OVT == MVT::f80)
3745             LC = RTLIB::FPTOSINT_F80_I64;
3746           else if (OVT == MVT::ppcf128)
3747             LC = RTLIB::FPTOSINT_PPCF128_I64;
3748           else
3749             assert(0 && "Unexpected i64-to-fp conversion!");
3750         } else if (VT == MVT::i128) {
3751           if (OVT == MVT::f32)
3752             LC = RTLIB::FPTOSINT_F32_I128;
3753           else if (OVT == MVT::f64)
3754             LC = RTLIB::FPTOSINT_F64_I128;
3755           else if (OVT == MVT::f80)
3756             LC = RTLIB::FPTOSINT_F80_I128;
3757           else if (OVT == MVT::ppcf128)
3758             LC = RTLIB::FPTOSINT_PPCF128_I128;
3759           else
3760             assert(0 && "Unexpected i128-to-fp conversion!");
3761         } else {
3762           assert(0 && "Unexpectd int-to-fp conversion!");
3763         }
3764         break;
3765       }
3766       case ISD::FP_TO_UINT: {
3767         if (VT == MVT::i32) {
3768           if (OVT == MVT::f32)
3769             LC = RTLIB::FPTOUINT_F32_I32;
3770           else if (OVT == MVT::f64)
3771             LC = RTLIB::FPTOUINT_F64_I32;
3772           else if (OVT == MVT::f80)
3773             LC = RTLIB::FPTOUINT_F80_I32;
3774           else
3775             assert(0 && "Unexpected i32-to-fp conversion!");
3776         } else if (VT == MVT::i64) {
3777           if (OVT == MVT::f32)
3778             LC = RTLIB::FPTOUINT_F32_I64;
3779           else if (OVT == MVT::f64)
3780             LC = RTLIB::FPTOUINT_F64_I64;
3781           else if (OVT == MVT::f80)
3782             LC = RTLIB::FPTOUINT_F80_I64;
3783           else if (OVT == MVT::ppcf128)
3784             LC = RTLIB::FPTOUINT_PPCF128_I64;
3785           else
3786             assert(0 && "Unexpected i64-to-fp conversion!");
3787         } else if (VT == MVT::i128) {
3788           if (OVT == MVT::f32)
3789             LC = RTLIB::FPTOUINT_F32_I128;
3790           else if (OVT == MVT::f64)
3791             LC = RTLIB::FPTOUINT_F64_I128;
3792           else if (OVT == MVT::f80)
3793             LC = RTLIB::FPTOUINT_F80_I128;
3794           else if (OVT == MVT::ppcf128)
3795             LC = RTLIB::FPTOUINT_PPCF128_I128;
3796           else
3797             assert(0 && "Unexpected i128-to-fp conversion!");
3798         } else {
3799           assert(0 && "Unexpectd int-to-fp conversion!");
3800         }
3801         break;
3802       }
3803       default: assert(0 && "Unreachable!");
3804       }
3805       SDOperand Dummy;
3806       Result = ExpandLibCall(LC, Node, false/*sign irrelevant*/, Dummy);
3807       break;
3808     }
3809     case Promote:
3810       Tmp1 = PromoteOp(Node->getOperand(0));
3811       Result = DAG.UpdateNodeOperands(Result, LegalizeOp(Tmp1));
3812       Result = LegalizeOp(Result);
3813       break;
3814     }
3815     break;
3816
3817   case ISD::FP_EXTEND: {
3818     MVT::ValueType DstVT = Op.getValueType();
3819     MVT::ValueType SrcVT = Op.getOperand(0).getValueType();
3820     if (TLI.getConvertAction(SrcVT, DstVT) == TargetLowering::Expand) {
3821       // The only other way we can lower this is to turn it into a STORE,
3822       // LOAD pair, targetting a temporary location (a stack slot).
3823       Result = EmitStackConvert(Node->getOperand(0), SrcVT, DstVT);
3824       break;
3825     }
3826     switch (getTypeAction(Node->getOperand(0).getValueType())) {
3827     case Expand: assert(0 && "Shouldn't need to expand other operators here!");
3828     case Legal:
3829       Tmp1 = LegalizeOp(Node->getOperand(0));
3830       Result = DAG.UpdateNodeOperands(Result, Tmp1);
3831       break;
3832     case Promote:
3833       Tmp1 = PromoteOp(Node->getOperand(0));
3834       Result = DAG.getNode(ISD::FP_EXTEND, Op.getValueType(), Tmp1);
3835       break;
3836     }
3837     break;
3838   }
3839   case ISD::FP_ROUND: {
3840     MVT::ValueType DstVT = Op.getValueType();
3841     MVT::ValueType SrcVT = Op.getOperand(0).getValueType();
3842     if (TLI.getConvertAction(SrcVT, DstVT) == TargetLowering::Expand) {
3843       if (SrcVT == MVT::ppcf128) {
3844         SDOperand Lo;
3845         ExpandOp(Node->getOperand(0), Lo, Result);
3846         // Round it the rest of the way (e.g. to f32) if needed.
3847         if (DstVT!=MVT::f64)
3848           Result = DAG.getNode(ISD::FP_ROUND, DstVT, Result, Op.getOperand(1));
3849         break;
3850       }
3851       // The only other way we can lower this is to turn it into a STORE,
3852       // LOAD pair, targetting a temporary location (a stack slot).
3853       Result = EmitStackConvert(Node->getOperand(0), DstVT, DstVT);
3854       break;
3855     }
3856     switch (getTypeAction(Node->getOperand(0).getValueType())) {
3857     case Expand: assert(0 && "Shouldn't need to expand other operators here!");
3858     case Legal:
3859       Tmp1 = LegalizeOp(Node->getOperand(0));
3860       Result = DAG.UpdateNodeOperands(Result, Tmp1, Node->getOperand(1));
3861       break;
3862     case Promote:
3863       Tmp1 = PromoteOp(Node->getOperand(0));
3864       Result = DAG.getNode(ISD::FP_ROUND, Op.getValueType(), Tmp1,
3865                            Node->getOperand(1));
3866       break;
3867     }
3868     break;
3869   }
3870   case ISD::ANY_EXTEND:
3871   case ISD::ZERO_EXTEND:
3872   case ISD::SIGN_EXTEND:
3873     switch (getTypeAction(Node->getOperand(0).getValueType())) {
3874     case Expand: assert(0 && "Shouldn't need to expand other operators here!");
3875     case Legal:
3876       Tmp1 = LegalizeOp(Node->getOperand(0));
3877       if (TLI.getOperationAction(Node->getOpcode(), Node->getValueType(0)) ==
3878           TargetLowering::Custom) {
3879         Tmp2 = TLI.LowerOperation(Result, DAG);
3880         if (Tmp2.Val) {
3881           Tmp1 = Tmp2;
3882         }
3883       }
3884       Result = DAG.UpdateNodeOperands(Result, Tmp1);
3885       break;
3886     case Promote:
3887       switch (Node->getOpcode()) {
3888       case ISD::ANY_EXTEND:
3889         Tmp1 = PromoteOp(Node->getOperand(0));
3890         Result = DAG.getNode(ISD::ANY_EXTEND, Op.getValueType(), Tmp1);
3891         break;
3892       case ISD::ZERO_EXTEND:
3893         Result = PromoteOp(Node->getOperand(0));
3894         Result = DAG.getNode(ISD::ANY_EXTEND, Op.getValueType(), Result);
3895         Result = DAG.getZeroExtendInReg(Result,
3896                                         Node->getOperand(0).getValueType());
3897         break;
3898       case ISD::SIGN_EXTEND:
3899         Result = PromoteOp(Node->getOperand(0));
3900         Result = DAG.getNode(ISD::ANY_EXTEND, Op.getValueType(), Result);
3901         Result = DAG.getNode(ISD::SIGN_EXTEND_INREG, Result.getValueType(),
3902                              Result,
3903                           DAG.getValueType(Node->getOperand(0).getValueType()));
3904         break;
3905       }
3906     }
3907     break;
3908   case ISD::FP_ROUND_INREG:
3909   case ISD::SIGN_EXTEND_INREG: {
3910     Tmp1 = LegalizeOp(Node->getOperand(0));
3911     MVT::ValueType ExtraVT = cast<VTSDNode>(Node->getOperand(1))->getVT();
3912
3913     // If this operation is not supported, convert it to a shl/shr or load/store
3914     // pair.
3915     switch (TLI.getOperationAction(Node->getOpcode(), ExtraVT)) {
3916     default: assert(0 && "This action not supported for this op yet!");
3917     case TargetLowering::Legal:
3918       Result = DAG.UpdateNodeOperands(Result, Tmp1, Node->getOperand(1));
3919       break;
3920     case TargetLowering::Expand:
3921       // If this is an integer extend and shifts are supported, do that.
3922       if (Node->getOpcode() == ISD::SIGN_EXTEND_INREG) {
3923         // NOTE: we could fall back on load/store here too for targets without
3924         // SAR.  However, it is doubtful that any exist.
3925         unsigned BitsDiff = MVT::getSizeInBits(Node->getValueType(0)) -
3926                             MVT::getSizeInBits(ExtraVT);
3927         SDOperand ShiftCst = DAG.getConstant(BitsDiff, TLI.getShiftAmountTy());
3928         Result = DAG.getNode(ISD::SHL, Node->getValueType(0),
3929                              Node->getOperand(0), ShiftCst);
3930         Result = DAG.getNode(ISD::SRA, Node->getValueType(0),
3931                              Result, ShiftCst);
3932       } else if (Node->getOpcode() == ISD::FP_ROUND_INREG) {
3933         // The only way we can lower this is to turn it into a TRUNCSTORE,
3934         // EXTLOAD pair, targetting a temporary location (a stack slot).
3935
3936         // NOTE: there is a choice here between constantly creating new stack
3937         // slots and always reusing the same one.  We currently always create
3938         // new ones, as reuse may inhibit scheduling.
3939         Result = EmitStackConvert(Node->getOperand(0), ExtraVT, 
3940                                   Node->getValueType(0));
3941       } else {
3942         assert(0 && "Unknown op");
3943       }
3944       break;
3945     }
3946     break;
3947   }
3948   case ISD::TRAMPOLINE: {
3949     SDOperand Ops[6];
3950     for (unsigned i = 0; i != 6; ++i)
3951       Ops[i] = LegalizeOp(Node->getOperand(i));
3952     Result = DAG.UpdateNodeOperands(Result, Ops, 6);
3953     // The only option for this node is to custom lower it.
3954     Result = TLI.LowerOperation(Result, DAG);
3955     assert(Result.Val && "Should always custom lower!");
3956
3957     // Since trampoline produces two values, make sure to remember that we
3958     // legalized both of them.
3959     Tmp1 = LegalizeOp(Result.getValue(1));
3960     Result = LegalizeOp(Result);
3961     AddLegalizedOperand(SDOperand(Node, 0), Result);
3962     AddLegalizedOperand(SDOperand(Node, 1), Tmp1);
3963     return Op.ResNo ? Tmp1 : Result;
3964   }
3965    case ISD::FLT_ROUNDS_: {
3966     MVT::ValueType VT = Node->getValueType(0);
3967     switch (TLI.getOperationAction(Node->getOpcode(), VT)) {
3968     default: assert(0 && "This action not supported for this op yet!");
3969     case TargetLowering::Custom:
3970       Result = TLI.LowerOperation(Op, DAG);
3971       if (Result.Val) break;
3972       // Fall Thru
3973     case TargetLowering::Legal:
3974       // If this operation is not supported, lower it to constant 1
3975       Result = DAG.getConstant(1, VT);
3976       break;
3977     }
3978   }
3979   case ISD::TRAP: {
3980     MVT::ValueType VT = Node->getValueType(0);
3981     switch (TLI.getOperationAction(Node->getOpcode(), VT)) {
3982     default: assert(0 && "This action not supported for this op yet!");
3983     case TargetLowering::Legal:
3984       Tmp1 = LegalizeOp(Node->getOperand(0));
3985       Result = DAG.UpdateNodeOperands(Result, Tmp1);
3986       break;
3987     case TargetLowering::Custom:
3988       Result = TLI.LowerOperation(Op, DAG);
3989       if (Result.Val) break;
3990       // Fall Thru
3991     case TargetLowering::Expand:
3992       // If this operation is not supported, lower it to 'abort()' call
3993       Tmp1 = LegalizeOp(Node->getOperand(0));
3994       TargetLowering::ArgListTy Args;
3995       std::pair<SDOperand,SDOperand> CallResult =
3996         TLI.LowerCallTo(Tmp1, Type::VoidTy,
3997                         false, false, false, CallingConv::C, false,
3998                         DAG.getExternalSymbol("abort", TLI.getPointerTy()),
3999                         Args, DAG);
4000       Result = CallResult.second;
4001       break;
4002     }
4003     break;
4004   }
4005   }
4006   
4007   assert(Result.getValueType() == Op.getValueType() &&
4008          "Bad legalization!");
4009   
4010   // Make sure that the generated code is itself legal.
4011   if (Result != Op)
4012     Result = LegalizeOp(Result);
4013
4014   // Note that LegalizeOp may be reentered even from single-use nodes, which
4015   // means that we always must cache transformed nodes.
4016   AddLegalizedOperand(Op, Result);
4017   return Result;
4018 }
4019
4020 /// PromoteOp - Given an operation that produces a value in an invalid type,
4021 /// promote it to compute the value into a larger type.  The produced value will
4022 /// have the correct bits for the low portion of the register, but no guarantee
4023 /// is made about the top bits: it may be zero, sign-extended, or garbage.
4024 SDOperand SelectionDAGLegalize::PromoteOp(SDOperand Op) {
4025   MVT::ValueType VT = Op.getValueType();
4026   MVT::ValueType NVT = TLI.getTypeToTransformTo(VT);
4027   assert(getTypeAction(VT) == Promote &&
4028          "Caller should expand or legalize operands that are not promotable!");
4029   assert(NVT > VT && MVT::isInteger(NVT) == MVT::isInteger(VT) &&
4030          "Cannot promote to smaller type!");
4031
4032   SDOperand Tmp1, Tmp2, Tmp3;
4033   SDOperand Result;
4034   SDNode *Node = Op.Val;
4035
4036   DenseMap<SDOperand, SDOperand>::iterator I = PromotedNodes.find(Op);
4037   if (I != PromotedNodes.end()) return I->second;
4038
4039   switch (Node->getOpcode()) {
4040   case ISD::CopyFromReg:
4041     assert(0 && "CopyFromReg must be legal!");
4042   default:
4043 #ifndef NDEBUG
4044     cerr << "NODE: "; Node->dump(&DAG); cerr << "\n";
4045 #endif
4046     assert(0 && "Do not know how to promote this operator!");
4047     abort();
4048   case ISD::UNDEF:
4049     Result = DAG.getNode(ISD::UNDEF, NVT);
4050     break;
4051   case ISD::Constant:
4052     if (VT != MVT::i1)
4053       Result = DAG.getNode(ISD::SIGN_EXTEND, NVT, Op);
4054     else
4055       Result = DAG.getNode(ISD::ZERO_EXTEND, NVT, Op);
4056     assert(isa<ConstantSDNode>(Result) && "Didn't constant fold zext?");
4057     break;
4058   case ISD::ConstantFP:
4059     Result = DAG.getNode(ISD::FP_EXTEND, NVT, Op);
4060     assert(isa<ConstantFPSDNode>(Result) && "Didn't constant fold fp_extend?");
4061     break;
4062
4063   case ISD::SETCC:
4064     assert(isTypeLegal(TLI.getSetCCResultType(Node->getOperand(0)))
4065            && "SetCC type is not legal??");
4066     Result = DAG.getNode(ISD::SETCC,
4067                          TLI.getSetCCResultType(Node->getOperand(0)),
4068                          Node->getOperand(0), Node->getOperand(1),
4069                          Node->getOperand(2));
4070     break;
4071     
4072   case ISD::TRUNCATE:
4073     switch (getTypeAction(Node->getOperand(0).getValueType())) {
4074     case Legal:
4075       Result = LegalizeOp(Node->getOperand(0));
4076       assert(Result.getValueType() >= NVT &&
4077              "This truncation doesn't make sense!");
4078       if (Result.getValueType() > NVT)    // Truncate to NVT instead of VT
4079         Result = DAG.getNode(ISD::TRUNCATE, NVT, Result);
4080       break;
4081     case Promote:
4082       // The truncation is not required, because we don't guarantee anything
4083       // about high bits anyway.
4084       Result = PromoteOp(Node->getOperand(0));
4085       break;
4086     case Expand:
4087       ExpandOp(Node->getOperand(0), Tmp1, Tmp2);
4088       // Truncate the low part of the expanded value to the result type
4089       Result = DAG.getNode(ISD::TRUNCATE, NVT, Tmp1);
4090     }
4091     break;
4092   case ISD::SIGN_EXTEND:
4093   case ISD::ZERO_EXTEND:
4094   case ISD::ANY_EXTEND:
4095     switch (getTypeAction(Node->getOperand(0).getValueType())) {
4096     case Expand: assert(0 && "BUG: Smaller reg should have been promoted!");
4097     case Legal:
4098       // Input is legal?  Just do extend all the way to the larger type.
4099       Result = DAG.getNode(Node->getOpcode(), NVT, Node->getOperand(0));
4100       break;
4101     case Promote:
4102       // Promote the reg if it's smaller.
4103       Result = PromoteOp(Node->getOperand(0));
4104       // The high bits are not guaranteed to be anything.  Insert an extend.
4105       if (Node->getOpcode() == ISD::SIGN_EXTEND)
4106         Result = DAG.getNode(ISD::SIGN_EXTEND_INREG, NVT, Result,
4107                          DAG.getValueType(Node->getOperand(0).getValueType()));
4108       else if (Node->getOpcode() == ISD::ZERO_EXTEND)
4109         Result = DAG.getZeroExtendInReg(Result,
4110                                         Node->getOperand(0).getValueType());
4111       break;
4112     }
4113     break;
4114   case ISD::BIT_CONVERT:
4115     Result = EmitStackConvert(Node->getOperand(0), Node->getValueType(0),
4116                               Node->getValueType(0));
4117     Result = PromoteOp(Result);
4118     break;
4119     
4120   case ISD::FP_EXTEND:
4121     assert(0 && "Case not implemented.  Dynamically dead with 2 FP types!");
4122   case ISD::FP_ROUND:
4123     switch (getTypeAction(Node->getOperand(0).getValueType())) {
4124     case Expand: assert(0 && "BUG: Cannot expand FP regs!");
4125     case Promote:  assert(0 && "Unreachable with 2 FP types!");
4126     case Legal:
4127       if (Node->getConstantOperandVal(1) == 0) {
4128         // Input is legal?  Do an FP_ROUND_INREG.
4129         Result = DAG.getNode(ISD::FP_ROUND_INREG, NVT, Node->getOperand(0),
4130                              DAG.getValueType(VT));
4131       } else {
4132         // Just remove the truncate, it isn't affecting the value.
4133         Result = DAG.getNode(ISD::FP_ROUND, NVT, Node->getOperand(0), 
4134                              Node->getOperand(1));
4135       }
4136       break;
4137     }
4138     break;
4139   case ISD::SINT_TO_FP:
4140   case ISD::UINT_TO_FP:
4141     switch (getTypeAction(Node->getOperand(0).getValueType())) {
4142     case Legal:
4143       // No extra round required here.
4144       Result = DAG.getNode(Node->getOpcode(), NVT, Node->getOperand(0));
4145       break;
4146
4147     case Promote:
4148       Result = PromoteOp(Node->getOperand(0));
4149       if (Node->getOpcode() == ISD::SINT_TO_FP)
4150         Result = DAG.getNode(ISD::SIGN_EXTEND_INREG, Result.getValueType(),
4151                              Result,
4152                          DAG.getValueType(Node->getOperand(0).getValueType()));
4153       else
4154         Result = DAG.getZeroExtendInReg(Result,
4155                                         Node->getOperand(0).getValueType());
4156       // No extra round required here.
4157       Result = DAG.getNode(Node->getOpcode(), NVT, Result);
4158       break;
4159     case Expand:
4160       Result = ExpandIntToFP(Node->getOpcode() == ISD::SINT_TO_FP, NVT,
4161                              Node->getOperand(0));
4162       // Round if we cannot tolerate excess precision.
4163       if (NoExcessFPPrecision)
4164         Result = DAG.getNode(ISD::FP_ROUND_INREG, NVT, Result,
4165                              DAG.getValueType(VT));
4166       break;
4167     }
4168     break;
4169
4170   case ISD::SIGN_EXTEND_INREG:
4171     Result = PromoteOp(Node->getOperand(0));
4172     Result = DAG.getNode(ISD::SIGN_EXTEND_INREG, NVT, Result, 
4173                          Node->getOperand(1));
4174     break;
4175   case ISD::FP_TO_SINT:
4176   case ISD::FP_TO_UINT:
4177     switch (getTypeAction(Node->getOperand(0).getValueType())) {
4178     case Legal:
4179     case Expand:
4180       Tmp1 = Node->getOperand(0);
4181       break;
4182     case Promote:
4183       // The input result is prerounded, so we don't have to do anything
4184       // special.
4185       Tmp1 = PromoteOp(Node->getOperand(0));
4186       break;
4187     }
4188     // If we're promoting a UINT to a larger size, check to see if the new node
4189     // will be legal.  If it isn't, check to see if FP_TO_SINT is legal, since
4190     // we can use that instead.  This allows us to generate better code for
4191     // FP_TO_UINT for small destination sizes on targets where FP_TO_UINT is not
4192     // legal, such as PowerPC.
4193     if (Node->getOpcode() == ISD::FP_TO_UINT && 
4194         !TLI.isOperationLegal(ISD::FP_TO_UINT, NVT) &&
4195         (TLI.isOperationLegal(ISD::FP_TO_SINT, NVT) ||
4196          TLI.getOperationAction(ISD::FP_TO_SINT, NVT)==TargetLowering::Custom)){
4197       Result = DAG.getNode(ISD::FP_TO_SINT, NVT, Tmp1);
4198     } else {
4199       Result = DAG.getNode(Node->getOpcode(), NVT, Tmp1);
4200     }
4201     break;
4202
4203   case ISD::FABS:
4204   case ISD::FNEG:
4205     Tmp1 = PromoteOp(Node->getOperand(0));
4206     assert(Tmp1.getValueType() == NVT);
4207     Result = DAG.getNode(Node->getOpcode(), NVT, Tmp1);
4208     // NOTE: we do not have to do any extra rounding here for
4209     // NoExcessFPPrecision, because we know the input will have the appropriate
4210     // precision, and these operations don't modify precision at all.
4211     break;
4212
4213   case ISD::FSQRT:
4214   case ISD::FSIN:
4215   case ISD::FCOS:
4216     Tmp1 = PromoteOp(Node->getOperand(0));
4217     assert(Tmp1.getValueType() == NVT);
4218     Result = DAG.getNode(Node->getOpcode(), NVT, Tmp1);
4219     if (NoExcessFPPrecision)
4220       Result = DAG.getNode(ISD::FP_ROUND_INREG, NVT, Result,
4221                            DAG.getValueType(VT));
4222     break;
4223
4224   case ISD::FPOWI: {
4225     // Promote f32 powi to f64 powi.  Note that this could insert a libcall
4226     // directly as well, which may be better.
4227     Tmp1 = PromoteOp(Node->getOperand(0));
4228     assert(Tmp1.getValueType() == NVT);
4229     Result = DAG.getNode(ISD::FPOWI, NVT, Tmp1, Node->getOperand(1));
4230     if (NoExcessFPPrecision)
4231       Result = DAG.getNode(ISD::FP_ROUND_INREG, NVT, Result,
4232                            DAG.getValueType(VT));
4233     break;
4234   }
4235     
4236   case ISD::ATOMIC_LCS: {
4237     Tmp2 = PromoteOp(Node->getOperand(2));
4238     Tmp3 = PromoteOp(Node->getOperand(3));
4239     Result = DAG.getAtomic(Node->getOpcode(), Node->getOperand(0), 
4240                            Node->getOperand(1), Tmp2, Tmp3,
4241                            cast<AtomicSDNode>(Node)->getVT());
4242     // Remember that we legalized the chain.
4243     AddLegalizedOperand(Op.getValue(1), LegalizeOp(Result.getValue(1)));
4244     break;
4245   }
4246   case ISD::ATOMIC_LAS:
4247   case ISD::ATOMIC_SWAP: {
4248     Tmp2 = PromoteOp(Node->getOperand(2));
4249     Result = DAG.getAtomic(Node->getOpcode(), Node->getOperand(0), 
4250                            Node->getOperand(1), Tmp2,
4251                            cast<AtomicSDNode>(Node)->getVT());
4252     // Remember that we legalized the chain.
4253     AddLegalizedOperand(Op.getValue(1), LegalizeOp(Result.getValue(1)));
4254     break;
4255   }
4256
4257   case ISD::AND:
4258   case ISD::OR:
4259   case ISD::XOR:
4260   case ISD::ADD:
4261   case ISD::SUB:
4262   case ISD::MUL:
4263     // The input may have strange things in the top bits of the registers, but
4264     // these operations don't care.  They may have weird bits going out, but
4265     // that too is okay if they are integer operations.
4266     Tmp1 = PromoteOp(Node->getOperand(0));
4267     Tmp2 = PromoteOp(Node->getOperand(1));
4268     assert(Tmp1.getValueType() == NVT && Tmp2.getValueType() == NVT);
4269     Result = DAG.getNode(Node->getOpcode(), NVT, Tmp1, Tmp2);
4270     break;
4271   case ISD::FADD:
4272   case ISD::FSUB:
4273   case ISD::FMUL:
4274     Tmp1 = PromoteOp(Node->getOperand(0));
4275     Tmp2 = PromoteOp(Node->getOperand(1));
4276     assert(Tmp1.getValueType() == NVT && Tmp2.getValueType() == NVT);
4277     Result = DAG.getNode(Node->getOpcode(), NVT, Tmp1, Tmp2);
4278     
4279     // Floating point operations will give excess precision that we may not be
4280     // able to tolerate.  If we DO allow excess precision, just leave it,
4281     // otherwise excise it.
4282     // FIXME: Why would we need to round FP ops more than integer ones?
4283     //     Is Round(Add(Add(A,B),C)) != Round(Add(Round(Add(A,B)), C))
4284     if (NoExcessFPPrecision)
4285       Result = DAG.getNode(ISD::FP_ROUND_INREG, NVT, Result,
4286                            DAG.getValueType(VT));
4287     break;
4288
4289   case ISD::SDIV:
4290   case ISD::SREM:
4291     // These operators require that their input be sign extended.
4292     Tmp1 = PromoteOp(Node->getOperand(0));
4293     Tmp2 = PromoteOp(Node->getOperand(1));
4294     if (MVT::isInteger(NVT)) {
4295       Tmp1 = DAG.getNode(ISD::SIGN_EXTEND_INREG, NVT, Tmp1,
4296                          DAG.getValueType(VT));
4297       Tmp2 = DAG.getNode(ISD::SIGN_EXTEND_INREG, NVT, Tmp2,
4298                          DAG.getValueType(VT));
4299     }
4300     Result = DAG.getNode(Node->getOpcode(), NVT, Tmp1, Tmp2);
4301
4302     // Perform FP_ROUND: this is probably overly pessimistic.
4303     if (MVT::isFloatingPoint(NVT) && NoExcessFPPrecision)
4304       Result = DAG.getNode(ISD::FP_ROUND_INREG, NVT, Result,
4305                            DAG.getValueType(VT));
4306     break;
4307   case ISD::FDIV:
4308   case ISD::FREM:
4309   case ISD::FCOPYSIGN:
4310     // These operators require that their input be fp extended.
4311     switch (getTypeAction(Node->getOperand(0).getValueType())) {
4312     case Expand: assert(0 && "not implemented");
4313     case Legal:   Tmp1 = LegalizeOp(Node->getOperand(0)); break;
4314     case Promote: Tmp1 = PromoteOp(Node->getOperand(0));  break;
4315     }
4316     switch (getTypeAction(Node->getOperand(1).getValueType())) {
4317     case Expand: assert(0 && "not implemented");
4318     case Legal:   Tmp2 = LegalizeOp(Node->getOperand(1)); break;
4319     case Promote: Tmp2 = PromoteOp(Node->getOperand(1)); break;
4320     }
4321     Result = DAG.getNode(Node->getOpcode(), NVT, Tmp1, Tmp2);
4322     
4323     // Perform FP_ROUND: this is probably overly pessimistic.
4324     if (NoExcessFPPrecision && Node->getOpcode() != ISD::FCOPYSIGN)
4325       Result = DAG.getNode(ISD::FP_ROUND_INREG, NVT, Result,
4326                            DAG.getValueType(VT));
4327     break;
4328
4329   case ISD::UDIV:
4330   case ISD::UREM:
4331     // These operators require that their input be zero extended.
4332     Tmp1 = PromoteOp(Node->getOperand(0));
4333     Tmp2 = PromoteOp(Node->getOperand(1));
4334     assert(MVT::isInteger(NVT) && "Operators don't apply to FP!");
4335     Tmp1 = DAG.getZeroExtendInReg(Tmp1, VT);
4336     Tmp2 = DAG.getZeroExtendInReg(Tmp2, VT);
4337     Result = DAG.getNode(Node->getOpcode(), NVT, Tmp1, Tmp2);
4338     break;
4339
4340   case ISD::SHL:
4341     Tmp1 = PromoteOp(Node->getOperand(0));
4342     Result = DAG.getNode(ISD::SHL, NVT, Tmp1, Node->getOperand(1));
4343     break;
4344   case ISD::SRA:
4345     // The input value must be properly sign extended.
4346     Tmp1 = PromoteOp(Node->getOperand(0));
4347     Tmp1 = DAG.getNode(ISD::SIGN_EXTEND_INREG, NVT, Tmp1,
4348                        DAG.getValueType(VT));
4349     Result = DAG.getNode(ISD::SRA, NVT, Tmp1, Node->getOperand(1));
4350     break;
4351   case ISD::SRL:
4352     // The input value must be properly zero extended.
4353     Tmp1 = PromoteOp(Node->getOperand(0));
4354     Tmp1 = DAG.getZeroExtendInReg(Tmp1, VT);
4355     Result = DAG.getNode(ISD::SRL, NVT, Tmp1, Node->getOperand(1));
4356     break;
4357
4358   case ISD::VAARG:
4359     Tmp1 = Node->getOperand(0);   // Get the chain.
4360     Tmp2 = Node->getOperand(1);   // Get the pointer.
4361     if (TLI.getOperationAction(ISD::VAARG, VT) == TargetLowering::Custom) {
4362       Tmp3 = DAG.getVAArg(VT, Tmp1, Tmp2, Node->getOperand(2));
4363       Result = TLI.CustomPromoteOperation(Tmp3, DAG);
4364     } else {
4365       const Value *V = cast<SrcValueSDNode>(Node->getOperand(2))->getValue();
4366       SDOperand VAList = DAG.getLoad(TLI.getPointerTy(), Tmp1, Tmp2, V, 0);
4367       // Increment the pointer, VAList, to the next vaarg
4368       Tmp3 = DAG.getNode(ISD::ADD, TLI.getPointerTy(), VAList, 
4369                          DAG.getConstant(MVT::getSizeInBits(VT)/8, 
4370                                          TLI.getPointerTy()));
4371       // Store the incremented VAList to the legalized pointer
4372       Tmp3 = DAG.getStore(VAList.getValue(1), Tmp3, Tmp2, V, 0);
4373       // Load the actual argument out of the pointer VAList
4374       Result = DAG.getExtLoad(ISD::EXTLOAD, NVT, Tmp3, VAList, NULL, 0, VT);
4375     }
4376     // Remember that we legalized the chain.
4377     AddLegalizedOperand(Op.getValue(1), LegalizeOp(Result.getValue(1)));
4378     break;
4379
4380   case ISD::LOAD: {
4381     LoadSDNode *LD = cast<LoadSDNode>(Node);
4382     ISD::LoadExtType ExtType = ISD::isNON_EXTLoad(Node)
4383       ? ISD::EXTLOAD : LD->getExtensionType();
4384     Result = DAG.getExtLoad(ExtType, NVT,
4385                             LD->getChain(), LD->getBasePtr(),
4386                             LD->getSrcValue(), LD->getSrcValueOffset(),
4387                             LD->getMemoryVT(),
4388                             LD->isVolatile(),
4389                             LD->getAlignment());
4390     // Remember that we legalized the chain.
4391     AddLegalizedOperand(Op.getValue(1), LegalizeOp(Result.getValue(1)));
4392     break;
4393   }
4394   case ISD::SELECT:
4395     Tmp2 = PromoteOp(Node->getOperand(1));   // Legalize the op0
4396     Tmp3 = PromoteOp(Node->getOperand(2));   // Legalize the op1
4397     Result = DAG.getNode(ISD::SELECT, NVT, Node->getOperand(0), Tmp2, Tmp3);
4398     break;
4399   case ISD::SELECT_CC:
4400     Tmp2 = PromoteOp(Node->getOperand(2));   // True
4401     Tmp3 = PromoteOp(Node->getOperand(3));   // False
4402     Result = DAG.getNode(ISD::SELECT_CC, NVT, Node->getOperand(0),
4403                          Node->getOperand(1), Tmp2, Tmp3, Node->getOperand(4));
4404     break;
4405   case ISD::BSWAP:
4406     Tmp1 = Node->getOperand(0);
4407     Tmp1 = DAG.getNode(ISD::ZERO_EXTEND, NVT, Tmp1);
4408     Tmp1 = DAG.getNode(ISD::BSWAP, NVT, Tmp1);
4409     Result = DAG.getNode(ISD::SRL, NVT, Tmp1,
4410                          DAG.getConstant(MVT::getSizeInBits(NVT) -
4411                                          MVT::getSizeInBits(VT),
4412                                          TLI.getShiftAmountTy()));
4413     break;
4414   case ISD::CTPOP:
4415   case ISD::CTTZ:
4416   case ISD::CTLZ:
4417     // Zero extend the argument
4418     Tmp1 = DAG.getNode(ISD::ZERO_EXTEND, NVT, Node->getOperand(0));
4419     // Perform the larger operation, then subtract if needed.
4420     Tmp1 = DAG.getNode(Node->getOpcode(), NVT, Tmp1);
4421     switch(Node->getOpcode()) {
4422     case ISD::CTPOP:
4423       Result = Tmp1;
4424       break;
4425     case ISD::CTTZ:
4426       // if Tmp1 == sizeinbits(NVT) then Tmp1 = sizeinbits(Old VT)
4427       Tmp2 = DAG.getSetCC(TLI.getSetCCResultType(Tmp1), Tmp1,
4428                           DAG.getConstant(MVT::getSizeInBits(NVT), NVT),
4429                           ISD::SETEQ);
4430       Result = DAG.getNode(ISD::SELECT, NVT, Tmp2,
4431                            DAG.getConstant(MVT::getSizeInBits(VT), NVT), Tmp1);
4432       break;
4433     case ISD::CTLZ:
4434       //Tmp1 = Tmp1 - (sizeinbits(NVT) - sizeinbits(Old VT))
4435       Result = DAG.getNode(ISD::SUB, NVT, Tmp1,
4436                            DAG.getConstant(MVT::getSizeInBits(NVT) -
4437                                            MVT::getSizeInBits(VT), NVT));
4438       break;
4439     }
4440     break;
4441   case ISD::EXTRACT_SUBVECTOR:
4442     Result = PromoteOp(ExpandEXTRACT_SUBVECTOR(Op));
4443     break;
4444   case ISD::EXTRACT_VECTOR_ELT:
4445     Result = PromoteOp(ExpandEXTRACT_VECTOR_ELT(Op));
4446     break;
4447   }
4448
4449   assert(Result.Val && "Didn't set a result!");
4450
4451   // Make sure the result is itself legal.
4452   Result = LegalizeOp(Result);
4453   
4454   // Remember that we promoted this!
4455   AddPromotedOperand(Op, Result);
4456   return Result;
4457 }
4458
4459 /// ExpandEXTRACT_VECTOR_ELT - Expand an EXTRACT_VECTOR_ELT operation into
4460 /// a legal EXTRACT_VECTOR_ELT operation, scalar code, or memory traffic,
4461 /// based on the vector type. The return type of this matches the element type
4462 /// of the vector, which may not be legal for the target.
4463 SDOperand SelectionDAGLegalize::ExpandEXTRACT_VECTOR_ELT(SDOperand Op) {
4464   // We know that operand #0 is the Vec vector.  If the index is a constant
4465   // or if the invec is a supported hardware type, we can use it.  Otherwise,
4466   // lower to a store then an indexed load.
4467   SDOperand Vec = Op.getOperand(0);
4468   SDOperand Idx = Op.getOperand(1);
4469   
4470   MVT::ValueType TVT = Vec.getValueType();
4471   unsigned NumElems = MVT::getVectorNumElements(TVT);
4472   
4473   switch (TLI.getOperationAction(ISD::EXTRACT_VECTOR_ELT, TVT)) {
4474   default: assert(0 && "This action is not supported yet!");
4475   case TargetLowering::Custom: {
4476     Vec = LegalizeOp(Vec);
4477     Op = DAG.UpdateNodeOperands(Op, Vec, Idx);
4478     SDOperand Tmp3 = TLI.LowerOperation(Op, DAG);
4479     if (Tmp3.Val)
4480       return Tmp3;
4481     break;
4482   }
4483   case TargetLowering::Legal:
4484     if (isTypeLegal(TVT)) {
4485       Vec = LegalizeOp(Vec);
4486       Op = DAG.UpdateNodeOperands(Op, Vec, Idx);
4487       return Op;
4488     }
4489     break;
4490   case TargetLowering::Expand:
4491     break;
4492   }
4493
4494   if (NumElems == 1) {
4495     // This must be an access of the only element.  Return it.
4496     Op = ScalarizeVectorOp(Vec);
4497   } else if (!TLI.isTypeLegal(TVT) && isa<ConstantSDNode>(Idx)) {
4498     unsigned NumLoElts =  1 << Log2_32(NumElems-1);
4499     ConstantSDNode *CIdx = cast<ConstantSDNode>(Idx);
4500     SDOperand Lo, Hi;
4501     SplitVectorOp(Vec, Lo, Hi);
4502     if (CIdx->getValue() < NumLoElts) {
4503       Vec = Lo;
4504     } else {
4505       Vec = Hi;
4506       Idx = DAG.getConstant(CIdx->getValue() - NumLoElts,
4507                             Idx.getValueType());
4508     }
4509   
4510     // It's now an extract from the appropriate high or low part.  Recurse.
4511     Op = DAG.UpdateNodeOperands(Op, Vec, Idx);
4512     Op = ExpandEXTRACT_VECTOR_ELT(Op);
4513   } else {
4514     // Store the value to a temporary stack slot, then LOAD the scalar
4515     // element back out.
4516     SDOperand StackPtr = DAG.CreateStackTemporary(Vec.getValueType());
4517     SDOperand Ch = DAG.getStore(DAG.getEntryNode(), Vec, StackPtr, NULL, 0);
4518
4519     // Add the offset to the index.
4520     unsigned EltSize = MVT::getSizeInBits(Op.getValueType())/8;
4521     Idx = DAG.getNode(ISD::MUL, Idx.getValueType(), Idx,
4522                       DAG.getConstant(EltSize, Idx.getValueType()));
4523
4524     if (MVT::getSizeInBits(Idx.getValueType()) >
4525         MVT::getSizeInBits(TLI.getPointerTy()))
4526       Idx = DAG.getNode(ISD::TRUNCATE, TLI.getPointerTy(), Idx);
4527     else
4528       Idx = DAG.getNode(ISD::ZERO_EXTEND, TLI.getPointerTy(), Idx);
4529
4530     StackPtr = DAG.getNode(ISD::ADD, Idx.getValueType(), Idx, StackPtr);
4531
4532     Op = DAG.getLoad(Op.getValueType(), Ch, StackPtr, NULL, 0);
4533   }
4534   return Op;
4535 }
4536
4537 /// ExpandEXTRACT_SUBVECTOR - Expand a EXTRACT_SUBVECTOR operation.  For now
4538 /// we assume the operation can be split if it is not already legal.
4539 SDOperand SelectionDAGLegalize::ExpandEXTRACT_SUBVECTOR(SDOperand Op) {
4540   // We know that operand #0 is the Vec vector.  For now we assume the index
4541   // is a constant and that the extracted result is a supported hardware type.
4542   SDOperand Vec = Op.getOperand(0);
4543   SDOperand Idx = LegalizeOp(Op.getOperand(1));
4544   
4545   unsigned NumElems = MVT::getVectorNumElements(Vec.getValueType());
4546   
4547   if (NumElems == MVT::getVectorNumElements(Op.getValueType())) {
4548     // This must be an access of the desired vector length.  Return it.
4549     return Vec;
4550   }
4551
4552   ConstantSDNode *CIdx = cast<ConstantSDNode>(Idx);
4553   SDOperand Lo, Hi;
4554   SplitVectorOp(Vec, Lo, Hi);
4555   if (CIdx->getValue() < NumElems/2) {
4556     Vec = Lo;
4557   } else {
4558     Vec = Hi;
4559     Idx = DAG.getConstant(CIdx->getValue() - NumElems/2, Idx.getValueType());
4560   }
4561   
4562   // It's now an extract from the appropriate high or low part.  Recurse.
4563   Op = DAG.UpdateNodeOperands(Op, Vec, Idx);
4564   return ExpandEXTRACT_SUBVECTOR(Op);
4565 }
4566
4567 /// LegalizeSetCCOperands - Attempts to create a legal LHS and RHS for a SETCC
4568 /// with condition CC on the current target.  This usually involves legalizing
4569 /// or promoting the arguments.  In the case where LHS and RHS must be expanded,
4570 /// there may be no choice but to create a new SetCC node to represent the
4571 /// legalized value of setcc lhs, rhs.  In this case, the value is returned in
4572 /// LHS, and the SDOperand returned in RHS has a nil SDNode value.
4573 void SelectionDAGLegalize::LegalizeSetCCOperands(SDOperand &LHS,
4574                                                  SDOperand &RHS,
4575                                                  SDOperand &CC) {
4576   SDOperand Tmp1, Tmp2, Tmp3, Result;    
4577   
4578   switch (getTypeAction(LHS.getValueType())) {
4579   case Legal:
4580     Tmp1 = LegalizeOp(LHS);   // LHS
4581     Tmp2 = LegalizeOp(RHS);   // RHS
4582     break;
4583   case Promote:
4584     Tmp1 = PromoteOp(LHS);   // LHS
4585     Tmp2 = PromoteOp(RHS);   // RHS
4586
4587     // If this is an FP compare, the operands have already been extended.
4588     if (MVT::isInteger(LHS.getValueType())) {
4589       MVT::ValueType VT = LHS.getValueType();
4590       MVT::ValueType NVT = TLI.getTypeToTransformTo(VT);
4591
4592       // Otherwise, we have to insert explicit sign or zero extends.  Note
4593       // that we could insert sign extends for ALL conditions, but zero extend
4594       // is cheaper on many machines (an AND instead of two shifts), so prefer
4595       // it.
4596       switch (cast<CondCodeSDNode>(CC)->get()) {
4597       default: assert(0 && "Unknown integer comparison!");
4598       case ISD::SETEQ:
4599       case ISD::SETNE:
4600       case ISD::SETUGE:
4601       case ISD::SETUGT:
4602       case ISD::SETULE:
4603       case ISD::SETULT:
4604         // ALL of these operations will work if we either sign or zero extend
4605         // the operands (including the unsigned comparisons!).  Zero extend is
4606         // usually a simpler/cheaper operation, so prefer it.
4607         Tmp1 = DAG.getZeroExtendInReg(Tmp1, VT);
4608         Tmp2 = DAG.getZeroExtendInReg(Tmp2, VT);
4609         break;
4610       case ISD::SETGE:
4611       case ISD::SETGT:
4612       case ISD::SETLT:
4613       case ISD::SETLE:
4614         Tmp1 = DAG.getNode(ISD::SIGN_EXTEND_INREG, NVT, Tmp1,
4615                            DAG.getValueType(VT));
4616         Tmp2 = DAG.getNode(ISD::SIGN_EXTEND_INREG, NVT, Tmp2,
4617                            DAG.getValueType(VT));
4618         break;
4619       }
4620     }
4621     break;
4622   case Expand: {
4623     MVT::ValueType VT = LHS.getValueType();
4624     if (VT == MVT::f32 || VT == MVT::f64) {
4625       // Expand into one or more soft-fp libcall(s).
4626       RTLIB::Libcall LC1, LC2 = RTLIB::UNKNOWN_LIBCALL;
4627       switch (cast<CondCodeSDNode>(CC)->get()) {
4628       case ISD::SETEQ:
4629       case ISD::SETOEQ:
4630         LC1 = (VT == MVT::f32) ? RTLIB::OEQ_F32 : RTLIB::OEQ_F64;
4631         break;
4632       case ISD::SETNE:
4633       case ISD::SETUNE:
4634         LC1 = (VT == MVT::f32) ? RTLIB::UNE_F32 : RTLIB::UNE_F64;
4635         break;
4636       case ISD::SETGE:
4637       case ISD::SETOGE:
4638         LC1 = (VT == MVT::f32) ? RTLIB::OGE_F32 : RTLIB::OGE_F64;
4639         break;
4640       case ISD::SETLT:
4641       case ISD::SETOLT:
4642         LC1 = (VT == MVT::f32) ? RTLIB::OLT_F32 : RTLIB::OLT_F64;
4643         break;
4644       case ISD::SETLE:
4645       case ISD::SETOLE:
4646         LC1 = (VT == MVT::f32) ? RTLIB::OLE_F32 : RTLIB::OLE_F64;
4647         break;
4648       case ISD::SETGT:
4649       case ISD::SETOGT:
4650         LC1 = (VT == MVT::f32) ? RTLIB::OGT_F32 : RTLIB::OGT_F64;
4651         break;
4652       case ISD::SETUO:
4653         LC1 = (VT == MVT::f32) ? RTLIB::UO_F32 : RTLIB::UO_F64;
4654         break;
4655       case ISD::SETO:
4656         LC1 = (VT == MVT::f32) ? RTLIB::O_F32 : RTLIB::O_F64;
4657         break;
4658       default:
4659         LC1 = (VT == MVT::f32) ? RTLIB::UO_F32 : RTLIB::UO_F64;
4660         switch (cast<CondCodeSDNode>(CC)->get()) {
4661         case ISD::SETONE:
4662           // SETONE = SETOLT | SETOGT
4663           LC1 = (VT == MVT::f32) ? RTLIB::OLT_F32 : RTLIB::OLT_F64;
4664           // Fallthrough
4665         case ISD::SETUGT:
4666           LC2 = (VT == MVT::f32) ? RTLIB::OGT_F32 : RTLIB::OGT_F64;
4667           break;
4668         case ISD::SETUGE:
4669           LC2 = (VT == MVT::f32) ? RTLIB::OGE_F32 : RTLIB::OGE_F64;
4670           break;
4671         case ISD::SETULT:
4672           LC2 = (VT == MVT::f32) ? RTLIB::OLT_F32 : RTLIB::OLT_F64;
4673           break;
4674         case ISD::SETULE:
4675           LC2 = (VT == MVT::f32) ? RTLIB::OLE_F32 : RTLIB::OLE_F64;
4676           break;
4677         case ISD::SETUEQ:
4678           LC2 = (VT == MVT::f32) ? RTLIB::OEQ_F32 : RTLIB::OEQ_F64;
4679           break;
4680         default: assert(0 && "Unsupported FP setcc!");
4681         }
4682       }
4683       
4684       SDOperand Dummy;
4685       Tmp1 = ExpandLibCall(LC1,
4686                            DAG.getNode(ISD::MERGE_VALUES, VT, LHS, RHS).Val, 
4687                            false /*sign irrelevant*/, Dummy);
4688       Tmp2 = DAG.getConstant(0, MVT::i32);
4689       CC = DAG.getCondCode(TLI.getCmpLibcallCC(LC1));
4690       if (LC2 != RTLIB::UNKNOWN_LIBCALL) {
4691         Tmp1 = DAG.getNode(ISD::SETCC, TLI.getSetCCResultType(Tmp1), Tmp1, Tmp2,
4692                            CC);
4693         LHS = ExpandLibCall(LC2,
4694                             DAG.getNode(ISD::MERGE_VALUES, VT, LHS, RHS).Val,
4695                             false /*sign irrelevant*/, Dummy);
4696         Tmp2 = DAG.getNode(ISD::SETCC, TLI.getSetCCResultType(LHS), LHS, Tmp2,
4697                            DAG.getCondCode(TLI.getCmpLibcallCC(LC2)));
4698         Tmp1 = DAG.getNode(ISD::OR, Tmp1.getValueType(), Tmp1, Tmp2);
4699         Tmp2 = SDOperand();
4700       }
4701       LHS = Tmp1;
4702       RHS = Tmp2;
4703       return;
4704     }
4705
4706     SDOperand LHSLo, LHSHi, RHSLo, RHSHi;
4707     ExpandOp(LHS, LHSLo, LHSHi);
4708     ExpandOp(RHS, RHSLo, RHSHi);
4709     ISD::CondCode CCCode = cast<CondCodeSDNode>(CC)->get();
4710
4711     if (VT==MVT::ppcf128) {
4712       // FIXME:  This generated code sucks.  We want to generate
4713       //         FCMP crN, hi1, hi2
4714       //         BNE crN, L:
4715       //         FCMP crN, lo1, lo2
4716       // The following can be improved, but not that much.
4717       Tmp1 = DAG.getSetCC(TLI.getSetCCResultType(LHSHi), LHSHi, RHSHi, ISD::SETEQ);
4718       Tmp2 = DAG.getSetCC(TLI.getSetCCResultType(LHSLo), LHSLo, RHSLo, CCCode);
4719       Tmp3 = DAG.getNode(ISD::AND, Tmp1.getValueType(), Tmp1, Tmp2);
4720       Tmp1 = DAG.getSetCC(TLI.getSetCCResultType(LHSHi), LHSHi, RHSHi, ISD::SETNE);
4721       Tmp2 = DAG.getSetCC(TLI.getSetCCResultType(LHSHi), LHSHi, RHSHi, CCCode);
4722       Tmp1 = DAG.getNode(ISD::AND, Tmp1.getValueType(), Tmp1, Tmp2);
4723       Tmp1 = DAG.getNode(ISD::OR, Tmp1.getValueType(), Tmp1, Tmp3);
4724       Tmp2 = SDOperand();
4725       break;
4726     }
4727
4728     switch (CCCode) {
4729     case ISD::SETEQ:
4730     case ISD::SETNE:
4731       if (RHSLo == RHSHi)
4732         if (ConstantSDNode *RHSCST = dyn_cast<ConstantSDNode>(RHSLo))
4733           if (RHSCST->isAllOnesValue()) {
4734             // Comparison to -1.
4735             Tmp1 = DAG.getNode(ISD::AND, LHSLo.getValueType(), LHSLo, LHSHi);
4736             Tmp2 = RHSLo;
4737             break;
4738           }
4739
4740       Tmp1 = DAG.getNode(ISD::XOR, LHSLo.getValueType(), LHSLo, RHSLo);
4741       Tmp2 = DAG.getNode(ISD::XOR, LHSLo.getValueType(), LHSHi, RHSHi);
4742       Tmp1 = DAG.getNode(ISD::OR, Tmp1.getValueType(), Tmp1, Tmp2);
4743       Tmp2 = DAG.getConstant(0, Tmp1.getValueType());
4744       break;
4745     default:
4746       // If this is a comparison of the sign bit, just look at the top part.
4747       // X > -1,  x < 0
4748       if (ConstantSDNode *CST = dyn_cast<ConstantSDNode>(RHS))
4749         if ((cast<CondCodeSDNode>(CC)->get() == ISD::SETLT && 
4750              CST->isNullValue()) ||               // X < 0
4751             (cast<CondCodeSDNode>(CC)->get() == ISD::SETGT &&
4752              CST->isAllOnesValue())) {            // X > -1
4753           Tmp1 = LHSHi;
4754           Tmp2 = RHSHi;
4755           break;
4756         }
4757
4758       // FIXME: This generated code sucks.
4759       ISD::CondCode LowCC;
4760       switch (CCCode) {
4761       default: assert(0 && "Unknown integer setcc!");
4762       case ISD::SETLT:
4763       case ISD::SETULT: LowCC = ISD::SETULT; break;
4764       case ISD::SETGT:
4765       case ISD::SETUGT: LowCC = ISD::SETUGT; break;
4766       case ISD::SETLE:
4767       case ISD::SETULE: LowCC = ISD::SETULE; break;
4768       case ISD::SETGE:
4769       case ISD::SETUGE: LowCC = ISD::SETUGE; break;
4770       }
4771
4772       // Tmp1 = lo(op1) < lo(op2)   // Always unsigned comparison
4773       // Tmp2 = hi(op1) < hi(op2)   // Signedness depends on operands
4774       // dest = hi(op1) == hi(op2) ? Tmp1 : Tmp2;
4775
4776       // NOTE: on targets without efficient SELECT of bools, we can always use
4777       // this identity: (B1 ? B2 : B3) --> (B1 & B2)|(!B1&B3)
4778       TargetLowering::DAGCombinerInfo DagCombineInfo(DAG, false, true, NULL);
4779       Tmp1 = TLI.SimplifySetCC(TLI.getSetCCResultType(LHSLo), LHSLo, RHSLo,
4780                                LowCC, false, DagCombineInfo);
4781       if (!Tmp1.Val)
4782         Tmp1 = DAG.getSetCC(TLI.getSetCCResultType(LHSLo), LHSLo, RHSLo, LowCC);
4783       Tmp2 = TLI.SimplifySetCC(TLI.getSetCCResultType(LHSHi), LHSHi, RHSHi,
4784                                CCCode, false, DagCombineInfo);
4785       if (!Tmp2.Val)
4786         Tmp2 = DAG.getNode(ISD::SETCC, TLI.getSetCCResultType(LHSHi), LHSHi,
4787                            RHSHi,CC);
4788       
4789       ConstantSDNode *Tmp1C = dyn_cast<ConstantSDNode>(Tmp1.Val);
4790       ConstantSDNode *Tmp2C = dyn_cast<ConstantSDNode>(Tmp2.Val);
4791       if ((Tmp1C && Tmp1C->isNullValue()) ||
4792           (Tmp2C && Tmp2C->isNullValue() &&
4793            (CCCode == ISD::SETLE || CCCode == ISD::SETGE ||
4794             CCCode == ISD::SETUGE || CCCode == ISD::SETULE)) ||
4795           (Tmp2C && Tmp2C->getAPIntValue() == 1 &&
4796            (CCCode == ISD::SETLT || CCCode == ISD::SETGT ||
4797             CCCode == ISD::SETUGT || CCCode == ISD::SETULT))) {
4798         // low part is known false, returns high part.
4799         // For LE / GE, if high part is known false, ignore the low part.
4800         // For LT / GT, if high part is known true, ignore the low part.
4801         Tmp1 = Tmp2;
4802         Tmp2 = SDOperand();
4803       } else {
4804         Result = TLI.SimplifySetCC(TLI.getSetCCResultType(LHSHi), LHSHi, RHSHi,
4805                                    ISD::SETEQ, false, DagCombineInfo);
4806         if (!Result.Val)
4807           Result=DAG.getSetCC(TLI.getSetCCResultType(LHSHi), LHSHi, RHSHi,
4808                               ISD::SETEQ);
4809         Result = LegalizeOp(DAG.getNode(ISD::SELECT, Tmp1.getValueType(),
4810                                         Result, Tmp1, Tmp2));
4811         Tmp1 = Result;
4812         Tmp2 = SDOperand();
4813       }
4814     }
4815   }
4816   }
4817   LHS = Tmp1;
4818   RHS = Tmp2;
4819 }
4820
4821 /// EmitStackConvert - Emit a store/load combination to the stack.  This stores
4822 /// SrcOp to a stack slot of type SlotVT, truncating it if needed.  It then does
4823 /// a load from the stack slot to DestVT, extending it if needed.
4824 /// The resultant code need not be legal.
4825 SDOperand SelectionDAGLegalize::EmitStackConvert(SDOperand SrcOp,
4826                                                  MVT::ValueType SlotVT, 
4827                                                  MVT::ValueType DestVT) {
4828   // Create the stack frame object.
4829   SDOperand FIPtr = DAG.CreateStackTemporary(SlotVT);
4830
4831   FrameIndexSDNode *StackPtrFI = cast<FrameIndexSDNode>(FIPtr);
4832   int SPFI = StackPtrFI->getIndex();
4833
4834   unsigned SrcSize = MVT::getSizeInBits(SrcOp.getValueType());
4835   unsigned SlotSize = MVT::getSizeInBits(SlotVT);
4836   unsigned DestSize = MVT::getSizeInBits(DestVT);
4837   
4838   // Emit a store to the stack slot.  Use a truncstore if the input value is
4839   // later than DestVT.
4840   SDOperand Store;
4841   if (SrcSize > SlotSize)
4842     Store = DAG.getTruncStore(DAG.getEntryNode(), SrcOp, FIPtr,
4843                               PseudoSourceValue::getFixedStack(),
4844                               SPFI, SlotVT);
4845   else {
4846     assert(SrcSize == SlotSize && "Invalid store");
4847     Store = DAG.getStore(DAG.getEntryNode(), SrcOp, FIPtr,
4848                          PseudoSourceValue::getFixedStack(),
4849                          SPFI, SlotVT);
4850   }
4851   
4852   // Result is a load from the stack slot.
4853   if (SlotSize == DestSize)
4854     return DAG.getLoad(DestVT, Store, FIPtr, NULL, 0);
4855   
4856   assert(SlotSize < DestSize && "Unknown extension!");
4857   return DAG.getExtLoad(ISD::EXTLOAD, DestVT, Store, FIPtr, NULL, 0, SlotVT);
4858 }
4859
4860 SDOperand SelectionDAGLegalize::ExpandSCALAR_TO_VECTOR(SDNode *Node) {
4861   // Create a vector sized/aligned stack slot, store the value to element #0,
4862   // then load the whole vector back out.
4863   SDOperand StackPtr = DAG.CreateStackTemporary(Node->getValueType(0));
4864
4865   FrameIndexSDNode *StackPtrFI = cast<FrameIndexSDNode>(StackPtr);
4866   int SPFI = StackPtrFI->getIndex();
4867
4868   SDOperand Ch = DAG.getStore(DAG.getEntryNode(), Node->getOperand(0), StackPtr,
4869                               PseudoSourceValue::getFixedStack(), SPFI);
4870   return DAG.getLoad(Node->getValueType(0), Ch, StackPtr,
4871                      PseudoSourceValue::getFixedStack(), SPFI);
4872 }
4873
4874
4875 /// ExpandBUILD_VECTOR - Expand a BUILD_VECTOR node on targets that don't
4876 /// support the operation, but do support the resultant vector type.
4877 SDOperand SelectionDAGLegalize::ExpandBUILD_VECTOR(SDNode *Node) {
4878   
4879   // If the only non-undef value is the low element, turn this into a 
4880   // SCALAR_TO_VECTOR node.  If this is { X, X, X, X }, determine X.
4881   unsigned NumElems = Node->getNumOperands();
4882   bool isOnlyLowElement = true;
4883   SDOperand SplatValue = Node->getOperand(0);
4884   
4885   // FIXME: it would be far nicer to change this into map<SDOperand,uint64_t>
4886   // and use a bitmask instead of a list of elements.
4887   std::map<SDOperand, std::vector<unsigned> > Values;
4888   Values[SplatValue].push_back(0);
4889   bool isConstant = true;
4890   if (!isa<ConstantFPSDNode>(SplatValue) && !isa<ConstantSDNode>(SplatValue) &&
4891       SplatValue.getOpcode() != ISD::UNDEF)
4892     isConstant = false;
4893   
4894   for (unsigned i = 1; i < NumElems; ++i) {
4895     SDOperand V = Node->getOperand(i);
4896     Values[V].push_back(i);
4897     if (V.getOpcode() != ISD::UNDEF)
4898       isOnlyLowElement = false;
4899     if (SplatValue != V)
4900       SplatValue = SDOperand(0,0);
4901
4902     // If this isn't a constant element or an undef, we can't use a constant
4903     // pool load.
4904     if (!isa<ConstantFPSDNode>(V) && !isa<ConstantSDNode>(V) &&
4905         V.getOpcode() != ISD::UNDEF)
4906       isConstant = false;
4907   }
4908   
4909   if (isOnlyLowElement) {
4910     // If the low element is an undef too, then this whole things is an undef.
4911     if (Node->getOperand(0).getOpcode() == ISD::UNDEF)
4912       return DAG.getNode(ISD::UNDEF, Node->getValueType(0));
4913     // Otherwise, turn this into a scalar_to_vector node.
4914     return DAG.getNode(ISD::SCALAR_TO_VECTOR, Node->getValueType(0),
4915                        Node->getOperand(0));
4916   }
4917   
4918   // If all elements are constants, create a load from the constant pool.
4919   if (isConstant) {
4920     MVT::ValueType VT = Node->getValueType(0);
4921     std::vector<Constant*> CV;
4922     for (unsigned i = 0, e = NumElems; i != e; ++i) {
4923       if (ConstantFPSDNode *V = 
4924           dyn_cast<ConstantFPSDNode>(Node->getOperand(i))) {
4925         CV.push_back(ConstantFP::get(V->getValueAPF()));
4926       } else if (ConstantSDNode *V = 
4927                    dyn_cast<ConstantSDNode>(Node->getOperand(i))) {
4928         CV.push_back(ConstantInt::get(V->getAPIntValue()));
4929       } else {
4930         assert(Node->getOperand(i).getOpcode() == ISD::UNDEF);
4931         const Type *OpNTy = 
4932           MVT::getTypeForValueType(Node->getOperand(0).getValueType());
4933         CV.push_back(UndefValue::get(OpNTy));
4934       }
4935     }
4936     Constant *CP = ConstantVector::get(CV);
4937     SDOperand CPIdx = DAG.getConstantPool(CP, TLI.getPointerTy());
4938     return DAG.getLoad(VT, DAG.getEntryNode(), CPIdx,
4939                        PseudoSourceValue::getConstantPool(), 0);
4940   }
4941   
4942   if (SplatValue.Val) {   // Splat of one value?
4943     // Build the shuffle constant vector: <0, 0, 0, 0>
4944     MVT::ValueType MaskVT = 
4945       MVT::getIntVectorWithNumElements(NumElems);
4946     SDOperand Zero = DAG.getConstant(0, MVT::getVectorElementType(MaskVT));
4947     std::vector<SDOperand> ZeroVec(NumElems, Zero);
4948     SDOperand SplatMask = DAG.getNode(ISD::BUILD_VECTOR, MaskVT,
4949                                       &ZeroVec[0], ZeroVec.size());
4950
4951     // If the target supports VECTOR_SHUFFLE and this shuffle mask, use it.
4952     if (isShuffleLegal(Node->getValueType(0), SplatMask)) {
4953       // Get the splatted value into the low element of a vector register.
4954       SDOperand LowValVec = 
4955         DAG.getNode(ISD::SCALAR_TO_VECTOR, Node->getValueType(0), SplatValue);
4956     
4957       // Return shuffle(LowValVec, undef, <0,0,0,0>)
4958       return DAG.getNode(ISD::VECTOR_SHUFFLE, Node->getValueType(0), LowValVec,
4959                          DAG.getNode(ISD::UNDEF, Node->getValueType(0)),
4960                          SplatMask);
4961     }
4962   }
4963   
4964   // If there are only two unique elements, we may be able to turn this into a
4965   // vector shuffle.
4966   if (Values.size() == 2) {
4967     // Get the two values in deterministic order.
4968     SDOperand Val1 = Node->getOperand(1);
4969     SDOperand Val2;
4970     std::map<SDOperand, std::vector<unsigned> >::iterator MI = Values.begin();
4971     if (MI->first != Val1)
4972       Val2 = MI->first;
4973     else
4974       Val2 = (++MI)->first;
4975     
4976     // If Val1 is an undef, make sure end ends up as Val2, to ensure that our 
4977     // vector shuffle has the undef vector on the RHS.
4978     if (Val1.getOpcode() == ISD::UNDEF)
4979       std::swap(Val1, Val2);
4980     
4981     // Build the shuffle constant vector: e.g. <0, 4, 0, 4>
4982     MVT::ValueType MaskVT = MVT::getIntVectorWithNumElements(NumElems);
4983     MVT::ValueType MaskEltVT = MVT::getVectorElementType(MaskVT);
4984     std::vector<SDOperand> MaskVec(NumElems);
4985
4986     // Set elements of the shuffle mask for Val1.
4987     std::vector<unsigned> &Val1Elts = Values[Val1];
4988     for (unsigned i = 0, e = Val1Elts.size(); i != e; ++i)
4989       MaskVec[Val1Elts[i]] = DAG.getConstant(0, MaskEltVT);
4990
4991     // Set elements of the shuffle mask for Val2.
4992     std::vector<unsigned> &Val2Elts = Values[Val2];
4993     for (unsigned i = 0, e = Val2Elts.size(); i != e; ++i)
4994       if (Val2.getOpcode() != ISD::UNDEF)
4995         MaskVec[Val2Elts[i]] = DAG.getConstant(NumElems, MaskEltVT);
4996       else
4997         MaskVec[Val2Elts[i]] = DAG.getNode(ISD::UNDEF, MaskEltVT);
4998     
4999     SDOperand ShuffleMask = DAG.getNode(ISD::BUILD_VECTOR, MaskVT,
5000                                         &MaskVec[0], MaskVec.size());
5001
5002     // If the target supports SCALAR_TO_VECTOR and this shuffle mask, use it.
5003     if (TLI.isOperationLegal(ISD::SCALAR_TO_VECTOR, Node->getValueType(0)) &&
5004         isShuffleLegal(Node->getValueType(0), ShuffleMask)) {
5005       Val1 = DAG.getNode(ISD::SCALAR_TO_VECTOR, Node->getValueType(0), Val1);
5006       Val2 = DAG.getNode(ISD::SCALAR_TO_VECTOR, Node->getValueType(0), Val2);
5007       SDOperand Ops[] = { Val1, Val2, ShuffleMask };
5008
5009       // Return shuffle(LoValVec, HiValVec, <0,1,0,1>)
5010       return DAG.getNode(ISD::VECTOR_SHUFFLE, Node->getValueType(0), Ops, 3);
5011     }
5012   }
5013   
5014   // Otherwise, we can't handle this case efficiently.  Allocate a sufficiently
5015   // aligned object on the stack, store each element into it, then load
5016   // the result as a vector.
5017   MVT::ValueType VT = Node->getValueType(0);
5018   // Create the stack frame object.
5019   SDOperand FIPtr = DAG.CreateStackTemporary(VT);
5020   
5021   // Emit a store of each element to the stack slot.
5022   SmallVector<SDOperand, 8> Stores;
5023   unsigned TypeByteSize = 
5024     MVT::getSizeInBits(Node->getOperand(0).getValueType())/8;
5025   // Store (in the right endianness) the elements to memory.
5026   for (unsigned i = 0, e = Node->getNumOperands(); i != e; ++i) {
5027     // Ignore undef elements.
5028     if (Node->getOperand(i).getOpcode() == ISD::UNDEF) continue;
5029     
5030     unsigned Offset = TypeByteSize*i;
5031     
5032     SDOperand Idx = DAG.getConstant(Offset, FIPtr.getValueType());
5033     Idx = DAG.getNode(ISD::ADD, FIPtr.getValueType(), FIPtr, Idx);
5034     
5035     Stores.push_back(DAG.getStore(DAG.getEntryNode(), Node->getOperand(i), Idx, 
5036                                   NULL, 0));
5037   }
5038   
5039   SDOperand StoreChain;
5040   if (!Stores.empty())    // Not all undef elements?
5041     StoreChain = DAG.getNode(ISD::TokenFactor, MVT::Other,
5042                              &Stores[0], Stores.size());
5043   else
5044     StoreChain = DAG.getEntryNode();
5045   
5046   // Result is a load from the stack slot.
5047   return DAG.getLoad(VT, StoreChain, FIPtr, NULL, 0);
5048 }
5049
5050 void SelectionDAGLegalize::ExpandShiftParts(unsigned NodeOp,
5051                                             SDOperand Op, SDOperand Amt,
5052                                             SDOperand &Lo, SDOperand &Hi) {
5053   // Expand the subcomponents.
5054   SDOperand LHSL, LHSH;
5055   ExpandOp(Op, LHSL, LHSH);
5056
5057   SDOperand Ops[] = { LHSL, LHSH, Amt };
5058   MVT::ValueType VT = LHSL.getValueType();
5059   Lo = DAG.getNode(NodeOp, DAG.getNodeValueTypes(VT, VT), 2, Ops, 3);
5060   Hi = Lo.getValue(1);
5061 }
5062
5063
5064 /// ExpandShift - Try to find a clever way to expand this shift operation out to
5065 /// smaller elements.  If we can't find a way that is more efficient than a
5066 /// libcall on this target, return false.  Otherwise, return true with the
5067 /// low-parts expanded into Lo and Hi.
5068 bool SelectionDAGLegalize::ExpandShift(unsigned Opc, SDOperand Op,SDOperand Amt,
5069                                        SDOperand &Lo, SDOperand &Hi) {
5070   assert((Opc == ISD::SHL || Opc == ISD::SRA || Opc == ISD::SRL) &&
5071          "This is not a shift!");
5072
5073   MVT::ValueType NVT = TLI.getTypeToTransformTo(Op.getValueType());
5074   SDOperand ShAmt = LegalizeOp(Amt);
5075   MVT::ValueType ShTy = ShAmt.getValueType();
5076   unsigned ShBits = MVT::getSizeInBits(ShTy);
5077   unsigned VTBits = MVT::getSizeInBits(Op.getValueType());
5078   unsigned NVTBits = MVT::getSizeInBits(NVT);
5079
5080   // Handle the case when Amt is an immediate.
5081   if (ConstantSDNode *CN = dyn_cast<ConstantSDNode>(Amt.Val)) {
5082     unsigned Cst = CN->getValue();
5083     // Expand the incoming operand to be shifted, so that we have its parts
5084     SDOperand InL, InH;
5085     ExpandOp(Op, InL, InH);
5086     switch(Opc) {
5087     case ISD::SHL:
5088       if (Cst > VTBits) {
5089         Lo = DAG.getConstant(0, NVT);
5090         Hi = DAG.getConstant(0, NVT);
5091       } else if (Cst > NVTBits) {
5092         Lo = DAG.getConstant(0, NVT);
5093         Hi = DAG.getNode(ISD::SHL, NVT, InL, DAG.getConstant(Cst-NVTBits,ShTy));
5094       } else if (Cst == NVTBits) {
5095         Lo = DAG.getConstant(0, NVT);
5096         Hi = InL;
5097       } else {
5098         Lo = DAG.getNode(ISD::SHL, NVT, InL, DAG.getConstant(Cst, ShTy));
5099         Hi = DAG.getNode(ISD::OR, NVT,
5100            DAG.getNode(ISD::SHL, NVT, InH, DAG.getConstant(Cst, ShTy)),
5101            DAG.getNode(ISD::SRL, NVT, InL, DAG.getConstant(NVTBits-Cst, ShTy)));
5102       }
5103       return true;
5104     case ISD::SRL:
5105       if (Cst > VTBits) {
5106         Lo = DAG.getConstant(0, NVT);
5107         Hi = DAG.getConstant(0, NVT);
5108       } else if (Cst > NVTBits) {
5109         Lo = DAG.getNode(ISD::SRL, NVT, InH, DAG.getConstant(Cst-NVTBits,ShTy));
5110         Hi = DAG.getConstant(0, NVT);
5111       } else if (Cst == NVTBits) {
5112         Lo = InH;
5113         Hi = DAG.getConstant(0, NVT);
5114       } else {
5115         Lo = DAG.getNode(ISD::OR, NVT,
5116            DAG.getNode(ISD::SRL, NVT, InL, DAG.getConstant(Cst, ShTy)),
5117            DAG.getNode(ISD::SHL, NVT, InH, DAG.getConstant(NVTBits-Cst, ShTy)));
5118         Hi = DAG.getNode(ISD::SRL, NVT, InH, DAG.getConstant(Cst, ShTy));
5119       }
5120       return true;
5121     case ISD::SRA:
5122       if (Cst > VTBits) {
5123         Hi = Lo = DAG.getNode(ISD::SRA, NVT, InH,
5124                               DAG.getConstant(NVTBits-1, ShTy));
5125       } else if (Cst > NVTBits) {
5126         Lo = DAG.getNode(ISD::SRA, NVT, InH,
5127                            DAG.getConstant(Cst-NVTBits, ShTy));
5128         Hi = DAG.getNode(ISD::SRA, NVT, InH,
5129                               DAG.getConstant(NVTBits-1, ShTy));
5130       } else if (Cst == NVTBits) {
5131         Lo = InH;
5132         Hi = DAG.getNode(ISD::SRA, NVT, InH,
5133                               DAG.getConstant(NVTBits-1, ShTy));
5134       } else {
5135         Lo = DAG.getNode(ISD::OR, NVT,
5136            DAG.getNode(ISD::SRL, NVT, InL, DAG.getConstant(Cst, ShTy)),
5137            DAG.getNode(ISD::SHL, NVT, InH, DAG.getConstant(NVTBits-Cst, ShTy)));
5138         Hi = DAG.getNode(ISD::SRA, NVT, InH, DAG.getConstant(Cst, ShTy));
5139       }
5140       return true;
5141     }
5142   }
5143   
5144   // Okay, the shift amount isn't constant.  However, if we can tell that it is
5145   // >= 32 or < 32, we can still simplify it, without knowing the actual value.
5146   APInt Mask = APInt::getHighBitsSet(ShBits, ShBits - Log2_32(NVTBits));
5147   APInt KnownZero, KnownOne;
5148   DAG.ComputeMaskedBits(Amt, Mask, KnownZero, KnownOne);
5149   
5150   // If we know that if any of the high bits of the shift amount are one, then
5151   // we can do this as a couple of simple shifts.
5152   if (KnownOne.intersects(Mask)) {
5153     // Mask out the high bit, which we know is set.
5154     Amt = DAG.getNode(ISD::AND, Amt.getValueType(), Amt,
5155                       DAG.getConstant(~Mask, Amt.getValueType()));
5156     
5157     // Expand the incoming operand to be shifted, so that we have its parts
5158     SDOperand InL, InH;
5159     ExpandOp(Op, InL, InH);
5160     switch(Opc) {
5161     case ISD::SHL:
5162       Lo = DAG.getConstant(0, NVT);              // Low part is zero.
5163       Hi = DAG.getNode(ISD::SHL, NVT, InL, Amt); // High part from Lo part.
5164       return true;
5165     case ISD::SRL:
5166       Hi = DAG.getConstant(0, NVT);              // Hi part is zero.
5167       Lo = DAG.getNode(ISD::SRL, NVT, InH, Amt); // Lo part from Hi part.
5168       return true;
5169     case ISD::SRA:
5170       Hi = DAG.getNode(ISD::SRA, NVT, InH,       // Sign extend high part.
5171                        DAG.getConstant(NVTBits-1, Amt.getValueType()));
5172       Lo = DAG.getNode(ISD::SRA, NVT, InH, Amt); // Lo part from Hi part.
5173       return true;
5174     }
5175   }
5176   
5177   // If we know that the high bits of the shift amount are all zero, then we can
5178   // do this as a couple of simple shifts.
5179   if ((KnownZero & Mask) == Mask) {
5180     // Compute 32-amt.
5181     SDOperand Amt2 = DAG.getNode(ISD::SUB, Amt.getValueType(),
5182                                  DAG.getConstant(NVTBits, Amt.getValueType()),
5183                                  Amt);
5184     
5185     // Expand the incoming operand to be shifted, so that we have its parts
5186     SDOperand InL, InH;
5187     ExpandOp(Op, InL, InH);
5188     switch(Opc) {
5189     case ISD::SHL:
5190       Lo = DAG.getNode(ISD::SHL, NVT, InL, Amt);
5191       Hi = DAG.getNode(ISD::OR, NVT,
5192                        DAG.getNode(ISD::SHL, NVT, InH, Amt),
5193                        DAG.getNode(ISD::SRL, NVT, InL, Amt2));
5194       return true;
5195     case ISD::SRL:
5196       Hi = DAG.getNode(ISD::SRL, NVT, InH, Amt);
5197       Lo = DAG.getNode(ISD::OR, NVT,
5198                        DAG.getNode(ISD::SRL, NVT, InL, Amt),
5199                        DAG.getNode(ISD::SHL, NVT, InH, Amt2));
5200       return true;
5201     case ISD::SRA:
5202       Hi = DAG.getNode(ISD::SRA, NVT, InH, Amt);
5203       Lo = DAG.getNode(ISD::OR, NVT,
5204                        DAG.getNode(ISD::SRL, NVT, InL, Amt),
5205                        DAG.getNode(ISD::SHL, NVT, InH, Amt2));
5206       return true;
5207     }
5208   }
5209   
5210   return false;
5211 }
5212
5213
5214 // ExpandLibCall - Expand a node into a call to a libcall.  If the result value
5215 // does not fit into a register, return the lo part and set the hi part to the
5216 // by-reg argument.  If it does fit into a single register, return the result
5217 // and leave the Hi part unset.
5218 SDOperand SelectionDAGLegalize::ExpandLibCall(RTLIB::Libcall LC, SDNode *Node,
5219                                               bool isSigned, SDOperand &Hi) {
5220   assert(!IsLegalizingCall && "Cannot overlap legalization of calls!");
5221   // The input chain to this libcall is the entry node of the function. 
5222   // Legalizing the call will automatically add the previous call to the
5223   // dependence.
5224   SDOperand InChain = DAG.getEntryNode();
5225   
5226   TargetLowering::ArgListTy Args;
5227   TargetLowering::ArgListEntry Entry;
5228   for (unsigned i = 0, e = Node->getNumOperands(); i != e; ++i) {
5229     MVT::ValueType ArgVT = Node->getOperand(i).getValueType();
5230     const Type *ArgTy = MVT::getTypeForValueType(ArgVT);
5231     Entry.Node = Node->getOperand(i); Entry.Ty = ArgTy; 
5232     Entry.isSExt = isSigned;
5233     Entry.isZExt = !isSigned;
5234     Args.push_back(Entry);
5235   }
5236   SDOperand Callee = DAG.getExternalSymbol(TLI.getLibcallName(LC),
5237                                            TLI.getPointerTy());
5238
5239   // Splice the libcall in wherever FindInputOutputChains tells us to.
5240   const Type *RetTy = MVT::getTypeForValueType(Node->getValueType(0));
5241   std::pair<SDOperand,SDOperand> CallInfo =
5242     TLI.LowerCallTo(InChain, RetTy, isSigned, !isSigned, false, CallingConv::C,
5243                     false, Callee, Args, DAG);
5244
5245   // Legalize the call sequence, starting with the chain.  This will advance
5246   // the LastCALLSEQ_END to the legalized version of the CALLSEQ_END node that
5247   // was added by LowerCallTo (guaranteeing proper serialization of calls).
5248   LegalizeOp(CallInfo.second);
5249   SDOperand Result;
5250   switch (getTypeAction(CallInfo.first.getValueType())) {
5251   default: assert(0 && "Unknown thing");
5252   case Legal:
5253     Result = CallInfo.first;
5254     break;
5255   case Expand:
5256     ExpandOp(CallInfo.first, Result, Hi);
5257     break;
5258   }
5259   return Result;
5260 }
5261
5262
5263 /// ExpandIntToFP - Expand a [US]INT_TO_FP operation.
5264 ///
5265 SDOperand SelectionDAGLegalize::
5266 ExpandIntToFP(bool isSigned, MVT::ValueType DestTy, SDOperand Source) {
5267   MVT::ValueType SourceVT = Source.getValueType();
5268   bool ExpandSource = getTypeAction(SourceVT) == Expand;
5269
5270   // Special case for i32 source to take advantage of UINTTOFP_I32_F32, etc.
5271   if (!isSigned && SourceVT != MVT::i32) {
5272     // The integer value loaded will be incorrectly if the 'sign bit' of the
5273     // incoming integer is set.  To handle this, we dynamically test to see if
5274     // it is set, and, if so, add a fudge factor.
5275     SDOperand Hi;
5276     if (ExpandSource) {
5277       SDOperand Lo;
5278       ExpandOp(Source, Lo, Hi);
5279       Source = DAG.getNode(ISD::BUILD_PAIR, SourceVT, Lo, Hi);
5280     } else {
5281       // The comparison for the sign bit will use the entire operand.
5282       Hi = Source;
5283     }
5284
5285     // If this is unsigned, and not supported, first perform the conversion to
5286     // signed, then adjust the result if the sign bit is set.
5287     SDOperand SignedConv = ExpandIntToFP(true, DestTy, Source);
5288
5289     SDOperand SignSet = DAG.getSetCC(TLI.getSetCCResultType(Hi), Hi,
5290                                      DAG.getConstant(0, Hi.getValueType()),
5291                                      ISD::SETLT);
5292     SDOperand Zero = DAG.getIntPtrConstant(0), Four = DAG.getIntPtrConstant(4);
5293     SDOperand CstOffset = DAG.getNode(ISD::SELECT, Zero.getValueType(),
5294                                       SignSet, Four, Zero);
5295     uint64_t FF = 0x5f800000ULL;
5296     if (TLI.isLittleEndian()) FF <<= 32;
5297     static Constant *FudgeFactor = ConstantInt::get(Type::Int64Ty, FF);
5298
5299     SDOperand CPIdx = DAG.getConstantPool(FudgeFactor, TLI.getPointerTy());
5300     CPIdx = DAG.getNode(ISD::ADD, TLI.getPointerTy(), CPIdx, CstOffset);
5301     SDOperand FudgeInReg;
5302     if (DestTy == MVT::f32)
5303       FudgeInReg = DAG.getLoad(MVT::f32, DAG.getEntryNode(), CPIdx,
5304                                PseudoSourceValue::getConstantPool(), 0);
5305     else if (MVT::getSizeInBits(DestTy) > MVT::getSizeInBits(MVT::f32))
5306       // FIXME: Avoid the extend by construction the right constantpool?
5307       FudgeInReg = DAG.getExtLoad(ISD::EXTLOAD, DestTy, DAG.getEntryNode(),
5308                                   CPIdx,
5309                                   PseudoSourceValue::getConstantPool(), 0,
5310                                   MVT::f32);
5311     else 
5312       assert(0 && "Unexpected conversion");
5313
5314     MVT::ValueType SCVT = SignedConv.getValueType();
5315     if (SCVT != DestTy) {
5316       // Destination type needs to be expanded as well. The FADD now we are
5317       // constructing will be expanded into a libcall.
5318       if (MVT::getSizeInBits(SCVT) != MVT::getSizeInBits(DestTy)) {
5319         assert(MVT::getSizeInBits(SCVT) * 2 == MVT::getSizeInBits(DestTy));
5320         SignedConv = DAG.getNode(ISD::BUILD_PAIR, DestTy,
5321                                  SignedConv, SignedConv.getValue(1));
5322       }
5323       SignedConv = DAG.getNode(ISD::BIT_CONVERT, DestTy, SignedConv);
5324     }
5325     return DAG.getNode(ISD::FADD, DestTy, SignedConv, FudgeInReg);
5326   }
5327
5328   // Check to see if the target has a custom way to lower this.  If so, use it.
5329   switch (TLI.getOperationAction(ISD::SINT_TO_FP, SourceVT)) {
5330   default: assert(0 && "This action not implemented for this operation!");
5331   case TargetLowering::Legal:
5332   case TargetLowering::Expand:
5333     break;   // This case is handled below.
5334   case TargetLowering::Custom: {
5335     SDOperand NV = TLI.LowerOperation(DAG.getNode(ISD::SINT_TO_FP, DestTy,
5336                                                   Source), DAG);
5337     if (NV.Val)
5338       return LegalizeOp(NV);
5339     break;   // The target decided this was legal after all
5340   }
5341   }
5342
5343   // Expand the source, then glue it back together for the call.  We must expand
5344   // the source in case it is shared (this pass of legalize must traverse it).
5345   if (ExpandSource) {
5346     SDOperand SrcLo, SrcHi;
5347     ExpandOp(Source, SrcLo, SrcHi);
5348     Source = DAG.getNode(ISD::BUILD_PAIR, SourceVT, SrcLo, SrcHi);
5349   }
5350
5351   RTLIB::Libcall LC;
5352   if (SourceVT == MVT::i32) {
5353     if (DestTy == MVT::f32)
5354       LC = isSigned ? RTLIB::SINTTOFP_I32_F32 : RTLIB::UINTTOFP_I32_F32;
5355     else {
5356       assert(DestTy == MVT::f64 && "Unknown fp value type!");
5357       LC = isSigned ? RTLIB::SINTTOFP_I32_F64 : RTLIB::UINTTOFP_I32_F64;
5358     }
5359   } else if (SourceVT == MVT::i64) {
5360     if (DestTy == MVT::f32)
5361       LC = RTLIB::SINTTOFP_I64_F32;
5362     else if (DestTy == MVT::f64)
5363       LC = RTLIB::SINTTOFP_I64_F64;
5364     else if (DestTy == MVT::f80)
5365       LC = RTLIB::SINTTOFP_I64_F80;
5366     else {
5367       assert(DestTy == MVT::ppcf128 && "Unknown fp value type!");
5368       LC = RTLIB::SINTTOFP_I64_PPCF128;
5369     }
5370   } else if (SourceVT == MVT::i128) {
5371     if (DestTy == MVT::f32)
5372       LC = RTLIB::SINTTOFP_I128_F32;
5373     else if (DestTy == MVT::f64)
5374       LC = RTLIB::SINTTOFP_I128_F64;
5375     else if (DestTy == MVT::f80)
5376       LC = RTLIB::SINTTOFP_I128_F80;
5377     else {
5378       assert(DestTy == MVT::ppcf128 && "Unknown fp value type!");
5379       LC = RTLIB::SINTTOFP_I128_PPCF128;
5380     }
5381   } else {
5382     assert(0 && "Unknown int value type");
5383   }
5384   
5385   assert(TLI.getLibcallName(LC) && "Don't know how to expand this SINT_TO_FP!");
5386   Source = DAG.getNode(ISD::SINT_TO_FP, DestTy, Source);
5387   SDOperand HiPart;
5388   SDOperand Result = ExpandLibCall(LC, Source.Val, isSigned, HiPart);
5389   if (Result.getValueType() != DestTy && HiPart.Val)
5390     Result = DAG.getNode(ISD::BUILD_PAIR, DestTy, Result, HiPart);
5391   return Result;
5392 }
5393
5394 /// ExpandLegalINT_TO_FP - This function is responsible for legalizing a
5395 /// INT_TO_FP operation of the specified operand when the target requests that
5396 /// we expand it.  At this point, we know that the result and operand types are
5397 /// legal for the target.
5398 SDOperand SelectionDAGLegalize::ExpandLegalINT_TO_FP(bool isSigned,
5399                                                      SDOperand Op0,
5400                                                      MVT::ValueType DestVT) {
5401   if (Op0.getValueType() == MVT::i32) {
5402     // simple 32-bit [signed|unsigned] integer to float/double expansion
5403     
5404     // Get the stack frame index of a 8 byte buffer.
5405     SDOperand StackSlot = DAG.CreateStackTemporary(MVT::f64);
5406     
5407     // word offset constant for Hi/Lo address computation
5408     SDOperand WordOff = DAG.getConstant(sizeof(int), TLI.getPointerTy());
5409     // set up Hi and Lo (into buffer) address based on endian
5410     SDOperand Hi = StackSlot;
5411     SDOperand Lo = DAG.getNode(ISD::ADD, TLI.getPointerTy(), StackSlot,WordOff);
5412     if (TLI.isLittleEndian())
5413       std::swap(Hi, Lo);
5414     
5415     // if signed map to unsigned space
5416     SDOperand Op0Mapped;
5417     if (isSigned) {
5418       // constant used to invert sign bit (signed to unsigned mapping)
5419       SDOperand SignBit = DAG.getConstant(0x80000000u, MVT::i32);
5420       Op0Mapped = DAG.getNode(ISD::XOR, MVT::i32, Op0, SignBit);
5421     } else {
5422       Op0Mapped = Op0;
5423     }
5424     // store the lo of the constructed double - based on integer input
5425     SDOperand Store1 = DAG.getStore(DAG.getEntryNode(),
5426                                     Op0Mapped, Lo, NULL, 0);
5427     // initial hi portion of constructed double
5428     SDOperand InitialHi = DAG.getConstant(0x43300000u, MVT::i32);
5429     // store the hi of the constructed double - biased exponent
5430     SDOperand Store2=DAG.getStore(Store1, InitialHi, Hi, NULL, 0);
5431     // load the constructed double
5432     SDOperand Load = DAG.getLoad(MVT::f64, Store2, StackSlot, NULL, 0);
5433     // FP constant to bias correct the final result
5434     SDOperand Bias = DAG.getConstantFP(isSigned ?
5435                                             BitsToDouble(0x4330000080000000ULL)
5436                                           : BitsToDouble(0x4330000000000000ULL),
5437                                      MVT::f64);
5438     // subtract the bias
5439     SDOperand Sub = DAG.getNode(ISD::FSUB, MVT::f64, Load, Bias);
5440     // final result
5441     SDOperand Result;
5442     // handle final rounding
5443     if (DestVT == MVT::f64) {
5444       // do nothing
5445       Result = Sub;
5446     } else if (MVT::getSizeInBits(DestVT) < MVT::getSizeInBits(MVT::f64)) {
5447       Result = DAG.getNode(ISD::FP_ROUND, DestVT, Sub,
5448                            DAG.getIntPtrConstant(0));
5449     } else if (MVT::getSizeInBits(DestVT) > MVT::getSizeInBits(MVT::f64)) {
5450       Result = DAG.getNode(ISD::FP_EXTEND, DestVT, Sub);
5451     }
5452     return Result;
5453   }
5454   assert(!isSigned && "Legalize cannot Expand SINT_TO_FP for i64 yet");
5455   SDOperand Tmp1 = DAG.getNode(ISD::SINT_TO_FP, DestVT, Op0);
5456
5457   SDOperand SignSet = DAG.getSetCC(TLI.getSetCCResultType(Op0), Op0,
5458                                    DAG.getConstant(0, Op0.getValueType()),
5459                                    ISD::SETLT);
5460   SDOperand Zero = DAG.getIntPtrConstant(0), Four = DAG.getIntPtrConstant(4);
5461   SDOperand CstOffset = DAG.getNode(ISD::SELECT, Zero.getValueType(),
5462                                     SignSet, Four, Zero);
5463
5464   // If the sign bit of the integer is set, the large number will be treated
5465   // as a negative number.  To counteract this, the dynamic code adds an
5466   // offset depending on the data type.
5467   uint64_t FF;
5468   switch (Op0.getValueType()) {
5469   default: assert(0 && "Unsupported integer type!");
5470   case MVT::i8 : FF = 0x43800000ULL; break;  // 2^8  (as a float)
5471   case MVT::i16: FF = 0x47800000ULL; break;  // 2^16 (as a float)
5472   case MVT::i32: FF = 0x4F800000ULL; break;  // 2^32 (as a float)
5473   case MVT::i64: FF = 0x5F800000ULL; break;  // 2^64 (as a float)
5474   }
5475   if (TLI.isLittleEndian()) FF <<= 32;
5476   static Constant *FudgeFactor = ConstantInt::get(Type::Int64Ty, FF);
5477
5478   SDOperand CPIdx = DAG.getConstantPool(FudgeFactor, TLI.getPointerTy());
5479   CPIdx = DAG.getNode(ISD::ADD, TLI.getPointerTy(), CPIdx, CstOffset);
5480   SDOperand FudgeInReg;
5481   if (DestVT == MVT::f32)
5482     FudgeInReg = DAG.getLoad(MVT::f32, DAG.getEntryNode(), CPIdx,
5483                              PseudoSourceValue::getConstantPool(), 0);
5484   else {
5485     FudgeInReg =
5486       LegalizeOp(DAG.getExtLoad(ISD::EXTLOAD, DestVT,
5487                                 DAG.getEntryNode(), CPIdx,
5488                                 PseudoSourceValue::getConstantPool(), 0,
5489                                 MVT::f32));
5490   }
5491
5492   return DAG.getNode(ISD::FADD, DestVT, Tmp1, FudgeInReg);
5493 }
5494
5495 /// PromoteLegalINT_TO_FP - This function is responsible for legalizing a
5496 /// *INT_TO_FP operation of the specified operand when the target requests that
5497 /// we promote it.  At this point, we know that the result and operand types are
5498 /// legal for the target, and that there is a legal UINT_TO_FP or SINT_TO_FP
5499 /// operation that takes a larger input.
5500 SDOperand SelectionDAGLegalize::PromoteLegalINT_TO_FP(SDOperand LegalOp,
5501                                                       MVT::ValueType DestVT,
5502                                                       bool isSigned) {
5503   // First step, figure out the appropriate *INT_TO_FP operation to use.
5504   MVT::ValueType NewInTy = LegalOp.getValueType();
5505
5506   unsigned OpToUse = 0;
5507
5508   // Scan for the appropriate larger type to use.
5509   while (1) {
5510     NewInTy = (MVT::ValueType)(NewInTy+1);
5511     assert(MVT::isInteger(NewInTy) && "Ran out of possibilities!");
5512
5513     // If the target supports SINT_TO_FP of this type, use it.
5514     switch (TLI.getOperationAction(ISD::SINT_TO_FP, NewInTy)) {
5515       default: break;
5516       case TargetLowering::Legal:
5517         if (!TLI.isTypeLegal(NewInTy))
5518           break;  // Can't use this datatype.
5519         // FALL THROUGH.
5520       case TargetLowering::Custom:
5521         OpToUse = ISD::SINT_TO_FP;
5522         break;
5523     }
5524     if (OpToUse) break;
5525     if (isSigned) continue;
5526
5527     // If the target supports UINT_TO_FP of this type, use it.
5528     switch (TLI.getOperationAction(ISD::UINT_TO_FP, NewInTy)) {
5529       default: break;
5530       case TargetLowering::Legal:
5531         if (!TLI.isTypeLegal(NewInTy))
5532           break;  // Can't use this datatype.
5533         // FALL THROUGH.
5534       case TargetLowering::Custom:
5535         OpToUse = ISD::UINT_TO_FP;
5536         break;
5537     }
5538     if (OpToUse) break;
5539
5540     // Otherwise, try a larger type.
5541   }
5542
5543   // Okay, we found the operation and type to use.  Zero extend our input to the
5544   // desired type then run the operation on it.
5545   return DAG.getNode(OpToUse, DestVT,
5546                      DAG.getNode(isSigned ? ISD::SIGN_EXTEND : ISD::ZERO_EXTEND,
5547                                  NewInTy, LegalOp));
5548 }
5549
5550 /// PromoteLegalFP_TO_INT - This function is responsible for legalizing a
5551 /// FP_TO_*INT operation of the specified operand when the target requests that
5552 /// we promote it.  At this point, we know that the result and operand types are
5553 /// legal for the target, and that there is a legal FP_TO_UINT or FP_TO_SINT
5554 /// operation that returns a larger result.
5555 SDOperand SelectionDAGLegalize::PromoteLegalFP_TO_INT(SDOperand LegalOp,
5556                                                       MVT::ValueType DestVT,
5557                                                       bool isSigned) {
5558   // First step, figure out the appropriate FP_TO*INT operation to use.
5559   MVT::ValueType NewOutTy = DestVT;
5560
5561   unsigned OpToUse = 0;
5562
5563   // Scan for the appropriate larger type to use.
5564   while (1) {
5565     NewOutTy = (MVT::ValueType)(NewOutTy+1);
5566     assert(MVT::isInteger(NewOutTy) && "Ran out of possibilities!");
5567
5568     // If the target supports FP_TO_SINT returning this type, use it.
5569     switch (TLI.getOperationAction(ISD::FP_TO_SINT, NewOutTy)) {
5570     default: break;
5571     case TargetLowering::Legal:
5572       if (!TLI.isTypeLegal(NewOutTy))
5573         break;  // Can't use this datatype.
5574       // FALL THROUGH.
5575     case TargetLowering::Custom:
5576       OpToUse = ISD::FP_TO_SINT;
5577       break;
5578     }
5579     if (OpToUse) break;
5580
5581     // If the target supports FP_TO_UINT of this type, use it.
5582     switch (TLI.getOperationAction(ISD::FP_TO_UINT, NewOutTy)) {
5583     default: break;
5584     case TargetLowering::Legal:
5585       if (!TLI.isTypeLegal(NewOutTy))
5586         break;  // Can't use this datatype.
5587       // FALL THROUGH.
5588     case TargetLowering::Custom:
5589       OpToUse = ISD::FP_TO_UINT;
5590       break;
5591     }
5592     if (OpToUse) break;
5593
5594     // Otherwise, try a larger type.
5595   }
5596
5597   
5598   // Okay, we found the operation and type to use.
5599   SDOperand Operation = DAG.getNode(OpToUse, NewOutTy, LegalOp);
5600   
5601   // If the operation produces an invalid type, it must be custom lowered.  Use
5602   // the target lowering hooks to expand it.  Just keep the low part of the
5603   // expanded operation, we know that we're truncating anyway.
5604   if (getTypeAction(NewOutTy) == Expand) {
5605     Operation = SDOperand(TLI.ExpandOperationResult(Operation.Val, DAG), 0);
5606     assert(Operation.Val && "Didn't return anything");
5607   }
5608   
5609   // Truncate the result of the extended FP_TO_*INT operation to the desired
5610   // size.
5611   return DAG.getNode(ISD::TRUNCATE, DestVT, Operation);
5612 }
5613
5614 /// ExpandBSWAP - Open code the operations for BSWAP of the specified operation.
5615 ///
5616 SDOperand SelectionDAGLegalize::ExpandBSWAP(SDOperand Op) {
5617   MVT::ValueType VT = Op.getValueType();
5618   MVT::ValueType SHVT = TLI.getShiftAmountTy();
5619   SDOperand Tmp1, Tmp2, Tmp3, Tmp4, Tmp5, Tmp6, Tmp7, Tmp8;
5620   switch (VT) {
5621   default: assert(0 && "Unhandled Expand type in BSWAP!"); abort();
5622   case MVT::i16:
5623     Tmp2 = DAG.getNode(ISD::SHL, VT, Op, DAG.getConstant(8, SHVT));
5624     Tmp1 = DAG.getNode(ISD::SRL, VT, Op, DAG.getConstant(8, SHVT));
5625     return DAG.getNode(ISD::OR, VT, Tmp1, Tmp2);
5626   case MVT::i32:
5627     Tmp4 = DAG.getNode(ISD::SHL, VT, Op, DAG.getConstant(24, SHVT));
5628     Tmp3 = DAG.getNode(ISD::SHL, VT, Op, DAG.getConstant(8, SHVT));
5629     Tmp2 = DAG.getNode(ISD::SRL, VT, Op, DAG.getConstant(8, SHVT));
5630     Tmp1 = DAG.getNode(ISD::SRL, VT, Op, DAG.getConstant(24, SHVT));
5631     Tmp3 = DAG.getNode(ISD::AND, VT, Tmp3, DAG.getConstant(0xFF0000, VT));
5632     Tmp2 = DAG.getNode(ISD::AND, VT, Tmp2, DAG.getConstant(0xFF00, VT));
5633     Tmp4 = DAG.getNode(ISD::OR, VT, Tmp4, Tmp3);
5634     Tmp2 = DAG.getNode(ISD::OR, VT, Tmp2, Tmp1);
5635     return DAG.getNode(ISD::OR, VT, Tmp4, Tmp2);
5636   case MVT::i64:
5637     Tmp8 = DAG.getNode(ISD::SHL, VT, Op, DAG.getConstant(56, SHVT));
5638     Tmp7 = DAG.getNode(ISD::SHL, VT, Op, DAG.getConstant(40, SHVT));
5639     Tmp6 = DAG.getNode(ISD::SHL, VT, Op, DAG.getConstant(24, SHVT));
5640     Tmp5 = DAG.getNode(ISD::SHL, VT, Op, DAG.getConstant(8, SHVT));
5641     Tmp4 = DAG.getNode(ISD::SRL, VT, Op, DAG.getConstant(8, SHVT));
5642     Tmp3 = DAG.getNode(ISD::SRL, VT, Op, DAG.getConstant(24, SHVT));
5643     Tmp2 = DAG.getNode(ISD::SRL, VT, Op, DAG.getConstant(40, SHVT));
5644     Tmp1 = DAG.getNode(ISD::SRL, VT, Op, DAG.getConstant(56, SHVT));
5645     Tmp7 = DAG.getNode(ISD::AND, VT, Tmp7, DAG.getConstant(255ULL<<48, VT));
5646     Tmp6 = DAG.getNode(ISD::AND, VT, Tmp6, DAG.getConstant(255ULL<<40, VT));
5647     Tmp5 = DAG.getNode(ISD::AND, VT, Tmp5, DAG.getConstant(255ULL<<32, VT));
5648     Tmp4 = DAG.getNode(ISD::AND, VT, Tmp4, DAG.getConstant(255ULL<<24, VT));
5649     Tmp3 = DAG.getNode(ISD::AND, VT, Tmp3, DAG.getConstant(255ULL<<16, VT));
5650     Tmp2 = DAG.getNode(ISD::AND, VT, Tmp2, DAG.getConstant(255ULL<<8 , VT));
5651     Tmp8 = DAG.getNode(ISD::OR, VT, Tmp8, Tmp7);
5652     Tmp6 = DAG.getNode(ISD::OR, VT, Tmp6, Tmp5);
5653     Tmp4 = DAG.getNode(ISD::OR, VT, Tmp4, Tmp3);
5654     Tmp2 = DAG.getNode(ISD::OR, VT, Tmp2, Tmp1);
5655     Tmp8 = DAG.getNode(ISD::OR, VT, Tmp8, Tmp6);
5656     Tmp4 = DAG.getNode(ISD::OR, VT, Tmp4, Tmp2);
5657     return DAG.getNode(ISD::OR, VT, Tmp8, Tmp4);
5658   }
5659 }
5660
5661 /// ExpandBitCount - Expand the specified bitcount instruction into operations.
5662 ///
5663 SDOperand SelectionDAGLegalize::ExpandBitCount(unsigned Opc, SDOperand Op) {
5664   switch (Opc) {
5665   default: assert(0 && "Cannot expand this yet!");
5666   case ISD::CTPOP: {
5667     static const uint64_t mask[6] = {
5668       0x5555555555555555ULL, 0x3333333333333333ULL,
5669       0x0F0F0F0F0F0F0F0FULL, 0x00FF00FF00FF00FFULL,
5670       0x0000FFFF0000FFFFULL, 0x00000000FFFFFFFFULL
5671     };
5672     MVT::ValueType VT = Op.getValueType();
5673     MVT::ValueType ShVT = TLI.getShiftAmountTy();
5674     unsigned len = MVT::getSizeInBits(VT);
5675     for (unsigned i = 0; (1U << i) <= (len / 2); ++i) {
5676       //x = (x & mask[i][len/8]) + (x >> (1 << i) & mask[i][len/8])
5677       SDOperand Tmp2 = DAG.getConstant(mask[i], VT);
5678       SDOperand Tmp3 = DAG.getConstant(1ULL << i, ShVT);
5679       Op = DAG.getNode(ISD::ADD, VT, DAG.getNode(ISD::AND, VT, Op, Tmp2),
5680                        DAG.getNode(ISD::AND, VT,
5681                                    DAG.getNode(ISD::SRL, VT, Op, Tmp3),Tmp2));
5682     }
5683     return Op;
5684   }
5685   case ISD::CTLZ: {
5686     // for now, we do this:
5687     // x = x | (x >> 1);
5688     // x = x | (x >> 2);
5689     // ...
5690     // x = x | (x >>16);
5691     // x = x | (x >>32); // for 64-bit input
5692     // return popcount(~x);
5693     //
5694     // but see also: http://www.hackersdelight.org/HDcode/nlz.cc
5695     MVT::ValueType VT = Op.getValueType();
5696     MVT::ValueType ShVT = TLI.getShiftAmountTy();
5697     unsigned len = MVT::getSizeInBits(VT);
5698     for (unsigned i = 0; (1U << i) <= (len / 2); ++i) {
5699       SDOperand Tmp3 = DAG.getConstant(1ULL << i, ShVT);
5700       Op = DAG.getNode(ISD::OR, VT, Op, DAG.getNode(ISD::SRL, VT, Op, Tmp3));
5701     }
5702     Op = DAG.getNode(ISD::XOR, VT, Op, DAG.getConstant(~0ULL, VT));
5703     return DAG.getNode(ISD::CTPOP, VT, Op);
5704   }
5705   case ISD::CTTZ: {
5706     // for now, we use: { return popcount(~x & (x - 1)); }
5707     // unless the target has ctlz but not ctpop, in which case we use:
5708     // { return 32 - nlz(~x & (x-1)); }
5709     // see also http://www.hackersdelight.org/HDcode/ntz.cc
5710     MVT::ValueType VT = Op.getValueType();
5711     SDOperand Tmp2 = DAG.getConstant(~0ULL, VT);
5712     SDOperand Tmp3 = DAG.getNode(ISD::AND, VT,
5713                        DAG.getNode(ISD::XOR, VT, Op, Tmp2),
5714                        DAG.getNode(ISD::SUB, VT, Op, DAG.getConstant(1, VT)));
5715     // If ISD::CTLZ is legal and CTPOP isn't, then do that instead.
5716     if (!TLI.isOperationLegal(ISD::CTPOP, VT) &&
5717         TLI.isOperationLegal(ISD::CTLZ, VT))
5718       return DAG.getNode(ISD::SUB, VT,
5719                          DAG.getConstant(MVT::getSizeInBits(VT), VT),
5720                          DAG.getNode(ISD::CTLZ, VT, Tmp3));
5721     return DAG.getNode(ISD::CTPOP, VT, Tmp3);
5722   }
5723   }
5724 }
5725
5726 /// ExpandOp - Expand the specified SDOperand into its two component pieces
5727 /// Lo&Hi.  Note that the Op MUST be an expanded type.  As a result of this, the
5728 /// LegalizeNodes map is filled in for any results that are not expanded, the
5729 /// ExpandedNodes map is filled in for any results that are expanded, and the
5730 /// Lo/Hi values are returned.
5731 void SelectionDAGLegalize::ExpandOp(SDOperand Op, SDOperand &Lo, SDOperand &Hi){
5732   MVT::ValueType VT = Op.getValueType();
5733   MVT::ValueType NVT = TLI.getTypeToTransformTo(VT);
5734   SDNode *Node = Op.Val;
5735   assert(getTypeAction(VT) == Expand && "Not an expanded type!");
5736   assert(((MVT::isInteger(NVT) && NVT < VT) || MVT::isFloatingPoint(VT) ||
5737          MVT::isVector(VT)) &&
5738          "Cannot expand to FP value or to larger int value!");
5739
5740   // See if we already expanded it.
5741   DenseMap<SDOperand, std::pair<SDOperand, SDOperand> >::iterator I
5742     = ExpandedNodes.find(Op);
5743   if (I != ExpandedNodes.end()) {
5744     Lo = I->second.first;
5745     Hi = I->second.second;
5746     return;
5747   }
5748
5749   switch (Node->getOpcode()) {
5750   case ISD::CopyFromReg:
5751     assert(0 && "CopyFromReg must be legal!");
5752   case ISD::FP_ROUND_INREG:
5753     if (VT == MVT::ppcf128 && 
5754         TLI.getOperationAction(ISD::FP_ROUND_INREG, VT) == 
5755             TargetLowering::Custom) {
5756       SDOperand SrcLo, SrcHi, Src;
5757       ExpandOp(Op.getOperand(0), SrcLo, SrcHi);
5758       Src = DAG.getNode(ISD::BUILD_PAIR, VT, SrcLo, SrcHi);
5759       SDOperand Result = TLI.LowerOperation(
5760         DAG.getNode(ISD::FP_ROUND_INREG, VT, Src, Op.getOperand(1)), DAG);
5761       assert(Result.Val->getOpcode() == ISD::BUILD_PAIR);
5762       Lo = Result.Val->getOperand(0);
5763       Hi = Result.Val->getOperand(1);
5764       break;
5765     }
5766     // fall through
5767   default:
5768 #ifndef NDEBUG
5769     cerr << "NODE: "; Node->dump(&DAG); cerr << "\n";
5770 #endif
5771     assert(0 && "Do not know how to expand this operator!");
5772     abort();
5773   case ISD::EXTRACT_ELEMENT:
5774     ExpandOp(Node->getOperand(0), Lo, Hi);
5775     if (cast<ConstantSDNode>(Node->getOperand(1))->getValue())
5776       return ExpandOp(Hi, Lo, Hi);
5777     return ExpandOp(Lo, Lo, Hi);
5778   case ISD::EXTRACT_VECTOR_ELT:
5779     assert(VT==MVT::i64 && "Do not know how to expand this operator!");
5780     // ExpandEXTRACT_VECTOR_ELT tolerates invalid result types.
5781     Lo  = ExpandEXTRACT_VECTOR_ELT(Op);
5782     return ExpandOp(Lo, Lo, Hi);
5783   case ISD::UNDEF:
5784     NVT = TLI.getTypeToExpandTo(VT);
5785     Lo = DAG.getNode(ISD::UNDEF, NVT);
5786     Hi = DAG.getNode(ISD::UNDEF, NVT);
5787     break;
5788   case ISD::Constant: {
5789     unsigned NVTBits = MVT::getSizeInBits(NVT);
5790     const APInt &Cst = cast<ConstantSDNode>(Node)->getAPIntValue();
5791     Lo = DAG.getConstant(APInt(Cst).trunc(NVTBits), NVT);
5792     Hi = DAG.getConstant(Cst.lshr(NVTBits).trunc(NVTBits), NVT);
5793     break;
5794   }
5795   case ISD::ConstantFP: {
5796     ConstantFPSDNode *CFP = cast<ConstantFPSDNode>(Node);
5797     if (CFP->getValueType(0) == MVT::ppcf128) {
5798       APInt api = CFP->getValueAPF().convertToAPInt();
5799       Lo = DAG.getConstantFP(APFloat(APInt(64, 1, &api.getRawData()[1])),
5800                              MVT::f64);
5801       Hi = DAG.getConstantFP(APFloat(APInt(64, 1, &api.getRawData()[0])), 
5802                              MVT::f64);
5803       break;
5804     }
5805     Lo = ExpandConstantFP(CFP, false, DAG, TLI);
5806     if (getTypeAction(Lo.getValueType()) == Expand)
5807       ExpandOp(Lo, Lo, Hi);
5808     break;
5809   }
5810   case ISD::BUILD_PAIR:
5811     // Return the operands.
5812     Lo = Node->getOperand(0);
5813     Hi = Node->getOperand(1);
5814     break;
5815       
5816   case ISD::MERGE_VALUES:
5817     if (Node->getNumValues() == 1) {
5818       ExpandOp(Op.getOperand(0), Lo, Hi);
5819       break;
5820     }
5821     // FIXME: For now only expand i64,chain = MERGE_VALUES (x, y)
5822     assert(Op.ResNo == 0 && Node->getNumValues() == 2 &&
5823            Op.getValue(1).getValueType() == MVT::Other &&
5824            "unhandled MERGE_VALUES");
5825     ExpandOp(Op.getOperand(0), Lo, Hi);
5826     // Remember that we legalized the chain.
5827     AddLegalizedOperand(Op.getValue(1), LegalizeOp(Op.getOperand(1)));
5828     break;
5829     
5830   case ISD::SIGN_EXTEND_INREG:
5831     ExpandOp(Node->getOperand(0), Lo, Hi);
5832     // sext_inreg the low part if needed.
5833     Lo = DAG.getNode(ISD::SIGN_EXTEND_INREG, NVT, Lo, Node->getOperand(1));
5834     
5835     // The high part gets the sign extension from the lo-part.  This handles
5836     // things like sextinreg V:i64 from i8.
5837     Hi = DAG.getNode(ISD::SRA, NVT, Lo,
5838                      DAG.getConstant(MVT::getSizeInBits(NVT)-1,
5839                                      TLI.getShiftAmountTy()));
5840     break;
5841
5842   case ISD::BSWAP: {
5843     ExpandOp(Node->getOperand(0), Lo, Hi);
5844     SDOperand TempLo = DAG.getNode(ISD::BSWAP, NVT, Hi);
5845     Hi = DAG.getNode(ISD::BSWAP, NVT, Lo);
5846     Lo = TempLo;
5847     break;
5848   }
5849     
5850   case ISD::CTPOP:
5851     ExpandOp(Node->getOperand(0), Lo, Hi);
5852     Lo = DAG.getNode(ISD::ADD, NVT,          // ctpop(HL) -> ctpop(H)+ctpop(L)
5853                      DAG.getNode(ISD::CTPOP, NVT, Lo),
5854                      DAG.getNode(ISD::CTPOP, NVT, Hi));
5855     Hi = DAG.getConstant(0, NVT);
5856     break;
5857
5858   case ISD::CTLZ: {
5859     // ctlz (HL) -> ctlz(H) != 32 ? ctlz(H) : (ctlz(L)+32)
5860     ExpandOp(Node->getOperand(0), Lo, Hi);
5861     SDOperand BitsC = DAG.getConstant(MVT::getSizeInBits(NVT), NVT);
5862     SDOperand HLZ = DAG.getNode(ISD::CTLZ, NVT, Hi);
5863     SDOperand TopNotZero = DAG.getSetCC(TLI.getSetCCResultType(HLZ), HLZ, BitsC,
5864                                         ISD::SETNE);
5865     SDOperand LowPart = DAG.getNode(ISD::CTLZ, NVT, Lo);
5866     LowPart = DAG.getNode(ISD::ADD, NVT, LowPart, BitsC);
5867
5868     Lo = DAG.getNode(ISD::SELECT, NVT, TopNotZero, HLZ, LowPart);
5869     Hi = DAG.getConstant(0, NVT);
5870     break;
5871   }
5872
5873   case ISD::CTTZ: {
5874     // cttz (HL) -> cttz(L) != 32 ? cttz(L) : (cttz(H)+32)
5875     ExpandOp(Node->getOperand(0), Lo, Hi);
5876     SDOperand BitsC = DAG.getConstant(MVT::getSizeInBits(NVT), NVT);
5877     SDOperand LTZ = DAG.getNode(ISD::CTTZ, NVT, Lo);
5878     SDOperand BotNotZero = DAG.getSetCC(TLI.getSetCCResultType(LTZ), LTZ, BitsC,
5879                                         ISD::SETNE);
5880     SDOperand HiPart = DAG.getNode(ISD::CTTZ, NVT, Hi);
5881     HiPart = DAG.getNode(ISD::ADD, NVT, HiPart, BitsC);
5882
5883     Lo = DAG.getNode(ISD::SELECT, NVT, BotNotZero, LTZ, HiPart);
5884     Hi = DAG.getConstant(0, NVT);
5885     break;
5886   }
5887
5888   case ISD::VAARG: {
5889     SDOperand Ch = Node->getOperand(0);   // Legalize the chain.
5890     SDOperand Ptr = Node->getOperand(1);  // Legalize the pointer.
5891     Lo = DAG.getVAArg(NVT, Ch, Ptr, Node->getOperand(2));
5892     Hi = DAG.getVAArg(NVT, Lo.getValue(1), Ptr, Node->getOperand(2));
5893
5894     // Remember that we legalized the chain.
5895     Hi = LegalizeOp(Hi);
5896     AddLegalizedOperand(Op.getValue(1), Hi.getValue(1));
5897     if (TLI.isBigEndian())
5898       std::swap(Lo, Hi);
5899     break;
5900   }
5901     
5902   case ISD::LOAD: {
5903     LoadSDNode *LD = cast<LoadSDNode>(Node);
5904     SDOperand Ch  = LD->getChain();    // Legalize the chain.
5905     SDOperand Ptr = LD->getBasePtr();  // Legalize the pointer.
5906     ISD::LoadExtType ExtType = LD->getExtensionType();
5907     int SVOffset = LD->getSrcValueOffset();
5908     unsigned Alignment = LD->getAlignment();
5909     bool isVolatile = LD->isVolatile();
5910
5911     if (ExtType == ISD::NON_EXTLOAD) {
5912       Lo = DAG.getLoad(NVT, Ch, Ptr, LD->getSrcValue(), SVOffset,
5913                        isVolatile, Alignment);
5914       if (VT == MVT::f32 || VT == MVT::f64) {
5915         // f32->i32 or f64->i64 one to one expansion.
5916         // Remember that we legalized the chain.
5917         AddLegalizedOperand(SDOperand(Node, 1), LegalizeOp(Lo.getValue(1)));
5918         // Recursively expand the new load.
5919         if (getTypeAction(NVT) == Expand)
5920           ExpandOp(Lo, Lo, Hi);
5921         break;
5922       }
5923
5924       // Increment the pointer to the other half.
5925       unsigned IncrementSize = MVT::getSizeInBits(Lo.getValueType())/8;
5926       Ptr = DAG.getNode(ISD::ADD, Ptr.getValueType(), Ptr,
5927                         DAG.getIntPtrConstant(IncrementSize));
5928       SVOffset += IncrementSize;
5929       Alignment = MinAlign(Alignment, IncrementSize);
5930       Hi = DAG.getLoad(NVT, Ch, Ptr, LD->getSrcValue(), SVOffset,
5931                        isVolatile, Alignment);
5932
5933       // Build a factor node to remember that this load is independent of the
5934       // other one.
5935       SDOperand TF = DAG.getNode(ISD::TokenFactor, MVT::Other, Lo.getValue(1),
5936                                  Hi.getValue(1));
5937
5938       // Remember that we legalized the chain.
5939       AddLegalizedOperand(Op.getValue(1), LegalizeOp(TF));
5940       if (TLI.isBigEndian())
5941         std::swap(Lo, Hi);
5942     } else {
5943       MVT::ValueType EVT = LD->getMemoryVT();
5944
5945       if ((VT == MVT::f64 && EVT == MVT::f32) ||
5946           (VT == MVT::ppcf128 && (EVT==MVT::f64 || EVT==MVT::f32))) {
5947         // f64 = EXTLOAD f32 should expand to LOAD, FP_EXTEND
5948         SDOperand Load = DAG.getLoad(EVT, Ch, Ptr, LD->getSrcValue(),
5949                                      SVOffset, isVolatile, Alignment);
5950         // Remember that we legalized the chain.
5951         AddLegalizedOperand(SDOperand(Node, 1), LegalizeOp(Load.getValue(1)));
5952         ExpandOp(DAG.getNode(ISD::FP_EXTEND, VT, Load), Lo, Hi);
5953         break;
5954       }
5955     
5956       if (EVT == NVT)
5957         Lo = DAG.getLoad(NVT, Ch, Ptr, LD->getSrcValue(),
5958                          SVOffset, isVolatile, Alignment);
5959       else
5960         Lo = DAG.getExtLoad(ExtType, NVT, Ch, Ptr, LD->getSrcValue(),
5961                             SVOffset, EVT, isVolatile,
5962                             Alignment);
5963     
5964       // Remember that we legalized the chain.
5965       AddLegalizedOperand(SDOperand(Node, 1), LegalizeOp(Lo.getValue(1)));
5966
5967       if (ExtType == ISD::SEXTLOAD) {
5968         // The high part is obtained by SRA'ing all but one of the bits of the
5969         // lo part.
5970         unsigned LoSize = MVT::getSizeInBits(Lo.getValueType());
5971         Hi = DAG.getNode(ISD::SRA, NVT, Lo,
5972                          DAG.getConstant(LoSize-1, TLI.getShiftAmountTy()));
5973       } else if (ExtType == ISD::ZEXTLOAD) {
5974         // The high part is just a zero.
5975         Hi = DAG.getConstant(0, NVT);
5976       } else /* if (ExtType == ISD::EXTLOAD) */ {
5977         // The high part is undefined.
5978         Hi = DAG.getNode(ISD::UNDEF, NVT);
5979       }
5980     }
5981     break;
5982   }
5983   case ISD::AND:
5984   case ISD::OR:
5985   case ISD::XOR: {   // Simple logical operators -> two trivial pieces.
5986     SDOperand LL, LH, RL, RH;
5987     ExpandOp(Node->getOperand(0), LL, LH);
5988     ExpandOp(Node->getOperand(1), RL, RH);
5989     Lo = DAG.getNode(Node->getOpcode(), NVT, LL, RL);
5990     Hi = DAG.getNode(Node->getOpcode(), NVT, LH, RH);
5991     break;
5992   }
5993   case ISD::SELECT: {
5994     SDOperand LL, LH, RL, RH;
5995     ExpandOp(Node->getOperand(1), LL, LH);
5996     ExpandOp(Node->getOperand(2), RL, RH);
5997     if (getTypeAction(NVT) == Expand)
5998       NVT = TLI.getTypeToExpandTo(NVT);
5999     Lo = DAG.getNode(ISD::SELECT, NVT, Node->getOperand(0), LL, RL);
6000     if (VT != MVT::f32)
6001       Hi = DAG.getNode(ISD::SELECT, NVT, Node->getOperand(0), LH, RH);
6002     break;
6003   }
6004   case ISD::SELECT_CC: {
6005     SDOperand TL, TH, FL, FH;
6006     ExpandOp(Node->getOperand(2), TL, TH);
6007     ExpandOp(Node->getOperand(3), FL, FH);
6008     if (getTypeAction(NVT) == Expand)
6009       NVT = TLI.getTypeToExpandTo(NVT);
6010     Lo = DAG.getNode(ISD::SELECT_CC, NVT, Node->getOperand(0),
6011                      Node->getOperand(1), TL, FL, Node->getOperand(4));
6012     if (VT != MVT::f32)
6013       Hi = DAG.getNode(ISD::SELECT_CC, NVT, Node->getOperand(0),
6014                        Node->getOperand(1), TH, FH, Node->getOperand(4));
6015     break;
6016   }
6017   case ISD::ANY_EXTEND:
6018     // The low part is any extension of the input (which degenerates to a copy).
6019     Lo = DAG.getNode(ISD::ANY_EXTEND, NVT, Node->getOperand(0));
6020     // The high part is undefined.
6021     Hi = DAG.getNode(ISD::UNDEF, NVT);
6022     break;
6023   case ISD::SIGN_EXTEND: {
6024     // The low part is just a sign extension of the input (which degenerates to
6025     // a copy).
6026     Lo = DAG.getNode(ISD::SIGN_EXTEND, NVT, Node->getOperand(0));
6027
6028     // The high part is obtained by SRA'ing all but one of the bits of the lo
6029     // part.
6030     unsigned LoSize = MVT::getSizeInBits(Lo.getValueType());
6031     Hi = DAG.getNode(ISD::SRA, NVT, Lo,
6032                      DAG.getConstant(LoSize-1, TLI.getShiftAmountTy()));
6033     break;
6034   }
6035   case ISD::ZERO_EXTEND:
6036     // The low part is just a zero extension of the input (which degenerates to
6037     // a copy).
6038     Lo = DAG.getNode(ISD::ZERO_EXTEND, NVT, Node->getOperand(0));
6039
6040     // The high part is just a zero.
6041     Hi = DAG.getConstant(0, NVT);
6042     break;
6043     
6044   case ISD::TRUNCATE: {
6045     // The input value must be larger than this value.  Expand *it*.
6046     SDOperand NewLo;
6047     ExpandOp(Node->getOperand(0), NewLo, Hi);
6048     
6049     // The low part is now either the right size, or it is closer.  If not the
6050     // right size, make an illegal truncate so we recursively expand it.
6051     if (NewLo.getValueType() != Node->getValueType(0))
6052       NewLo = DAG.getNode(ISD::TRUNCATE, Node->getValueType(0), NewLo);
6053     ExpandOp(NewLo, Lo, Hi);
6054     break;
6055   }
6056     
6057   case ISD::BIT_CONVERT: {
6058     SDOperand Tmp;
6059     if (TLI.getOperationAction(ISD::BIT_CONVERT, VT) == TargetLowering::Custom){
6060       // If the target wants to, allow it to lower this itself.
6061       switch (getTypeAction(Node->getOperand(0).getValueType())) {
6062       case Expand: assert(0 && "cannot expand FP!");
6063       case Legal:   Tmp = LegalizeOp(Node->getOperand(0)); break;
6064       case Promote: Tmp = PromoteOp (Node->getOperand(0)); break;
6065       }
6066       Tmp = TLI.LowerOperation(DAG.getNode(ISD::BIT_CONVERT, VT, Tmp), DAG);
6067     }
6068
6069     // f32 / f64 must be expanded to i32 / i64.
6070     if (VT == MVT::f32 || VT == MVT::f64) {
6071       Lo = DAG.getNode(ISD::BIT_CONVERT, NVT, Node->getOperand(0));
6072       if (getTypeAction(NVT) == Expand)
6073         ExpandOp(Lo, Lo, Hi);
6074       break;
6075     }
6076
6077     // If source operand will be expanded to the same type as VT, i.e.
6078     // i64 <- f64, i32 <- f32, expand the source operand instead.
6079     MVT::ValueType VT0 = Node->getOperand(0).getValueType();
6080     if (getTypeAction(VT0) == Expand && TLI.getTypeToTransformTo(VT0) == VT) {
6081       ExpandOp(Node->getOperand(0), Lo, Hi);
6082       break;
6083     }
6084
6085     // Turn this into a load/store pair by default.
6086     if (Tmp.Val == 0)
6087       Tmp = EmitStackConvert(Node->getOperand(0), VT, VT);
6088     
6089     ExpandOp(Tmp, Lo, Hi);
6090     break;
6091   }
6092
6093   case ISD::READCYCLECOUNTER: {
6094     assert(TLI.getOperationAction(ISD::READCYCLECOUNTER, VT) == 
6095                  TargetLowering::Custom &&
6096            "Must custom expand ReadCycleCounter");
6097     SDOperand Tmp = TLI.LowerOperation(Op, DAG);
6098     assert(Tmp.Val && "Node must be custom expanded!");
6099     ExpandOp(Tmp.getValue(0), Lo, Hi);
6100     AddLegalizedOperand(SDOperand(Node, 1), // Remember we legalized the chain.
6101                         LegalizeOp(Tmp.getValue(1)));
6102     break;
6103   }
6104
6105   case ISD::ATOMIC_LCS: {
6106     SDOperand Tmp = TLI.LowerOperation(Op, DAG);
6107     assert(Tmp.Val && "Node must be custom expanded!");
6108     ExpandOp(Tmp.getValue(0), Lo, Hi);
6109     AddLegalizedOperand(SDOperand(Node, 1), // Remember we legalized the chain.
6110                         LegalizeOp(Tmp.getValue(1)));
6111     break;
6112   }
6113
6114
6115
6116     // These operators cannot be expanded directly, emit them as calls to
6117     // library functions.
6118   case ISD::FP_TO_SINT: {
6119     if (TLI.getOperationAction(ISD::FP_TO_SINT, VT) == TargetLowering::Custom) {
6120       SDOperand Op;
6121       switch (getTypeAction(Node->getOperand(0).getValueType())) {
6122       case Expand: assert(0 && "cannot expand FP!");
6123       case Legal:   Op = LegalizeOp(Node->getOperand(0)); break;
6124       case Promote: Op = PromoteOp (Node->getOperand(0)); break;
6125       }
6126
6127       Op = TLI.LowerOperation(DAG.getNode(ISD::FP_TO_SINT, VT, Op), DAG);
6128
6129       // Now that the custom expander is done, expand the result, which is still
6130       // VT.
6131       if (Op.Val) {
6132         ExpandOp(Op, Lo, Hi);
6133         break;
6134       }
6135     }
6136
6137     RTLIB::Libcall LC = RTLIB::UNKNOWN_LIBCALL;
6138     if (VT == MVT::i64) {
6139       if (Node->getOperand(0).getValueType() == MVT::f32)
6140         LC = RTLIB::FPTOSINT_F32_I64;
6141       else if (Node->getOperand(0).getValueType() == MVT::f64)
6142         LC = RTLIB::FPTOSINT_F64_I64;
6143       else if (Node->getOperand(0).getValueType() == MVT::f80)
6144         LC = RTLIB::FPTOSINT_F80_I64;
6145       else if (Node->getOperand(0).getValueType() == MVT::ppcf128)
6146         LC = RTLIB::FPTOSINT_PPCF128_I64;
6147       Lo = ExpandLibCall(LC, Node, false/*sign irrelevant*/, Hi);
6148     } else if (VT == MVT::i128) {
6149       if (Node->getOperand(0).getValueType() == MVT::f32)
6150         LC = RTLIB::FPTOSINT_F32_I128;
6151       else if (Node->getOperand(0).getValueType() == MVT::f64)
6152         LC = RTLIB::FPTOSINT_F64_I128;
6153       else if (Node->getOperand(0).getValueType() == MVT::f80)
6154         LC = RTLIB::FPTOSINT_F80_I128;
6155       else if (Node->getOperand(0).getValueType() == MVT::ppcf128)
6156         LC = RTLIB::FPTOSINT_PPCF128_I128;
6157       Lo = ExpandLibCall(LC, Node, false/*sign irrelevant*/, Hi);
6158     } else {
6159       assert(0 && "Unexpected uint-to-fp conversion!");
6160     }
6161     break;
6162   }
6163
6164   case ISD::FP_TO_UINT: {
6165     if (TLI.getOperationAction(ISD::FP_TO_UINT, VT) == TargetLowering::Custom) {
6166       SDOperand Op;
6167       switch (getTypeAction(Node->getOperand(0).getValueType())) {
6168         case Expand: assert(0 && "cannot expand FP!");
6169         case Legal:   Op = LegalizeOp(Node->getOperand(0)); break;
6170         case Promote: Op = PromoteOp (Node->getOperand(0)); break;
6171       }
6172         
6173       Op = TLI.LowerOperation(DAG.getNode(ISD::FP_TO_UINT, VT, Op), DAG);
6174
6175       // Now that the custom expander is done, expand the result.
6176       if (Op.Val) {
6177         ExpandOp(Op, Lo, Hi);
6178         break;
6179       }
6180     }
6181
6182     RTLIB::Libcall LC = RTLIB::UNKNOWN_LIBCALL;
6183     if (VT == MVT::i64) {
6184       if (Node->getOperand(0).getValueType() == MVT::f32)
6185         LC = RTLIB::FPTOUINT_F32_I64;
6186       else if (Node->getOperand(0).getValueType() == MVT::f64)
6187         LC = RTLIB::FPTOUINT_F64_I64;
6188       else if (Node->getOperand(0).getValueType() == MVT::f80)
6189         LC = RTLIB::FPTOUINT_F80_I64;
6190       else if (Node->getOperand(0).getValueType() == MVT::ppcf128)
6191         LC = RTLIB::FPTOUINT_PPCF128_I64;
6192       Lo = ExpandLibCall(LC, Node, false/*sign irrelevant*/, Hi);
6193     } else if (VT == MVT::i128) {
6194       if (Node->getOperand(0).getValueType() == MVT::f32)
6195         LC = RTLIB::FPTOUINT_F32_I128;
6196       else if (Node->getOperand(0).getValueType() == MVT::f64)
6197         LC = RTLIB::FPTOUINT_F64_I128;
6198       else if (Node->getOperand(0).getValueType() == MVT::f80)
6199         LC = RTLIB::FPTOUINT_F80_I128;
6200       else if (Node->getOperand(0).getValueType() == MVT::ppcf128)
6201         LC = RTLIB::FPTOUINT_PPCF128_I128;
6202       Lo = ExpandLibCall(LC, Node, false/*sign irrelevant*/, Hi);
6203     } else {
6204       assert(0 && "Unexpected uint-to-fp conversion!");
6205     }
6206     break;
6207   }
6208
6209   case ISD::SHL: {
6210     // If the target wants custom lowering, do so.
6211     SDOperand ShiftAmt = LegalizeOp(Node->getOperand(1));
6212     if (TLI.getOperationAction(ISD::SHL, VT) == TargetLowering::Custom) {
6213       SDOperand Op = DAG.getNode(ISD::SHL, VT, Node->getOperand(0), ShiftAmt);
6214       Op = TLI.LowerOperation(Op, DAG);
6215       if (Op.Val) {
6216         // Now that the custom expander is done, expand the result, which is
6217         // still VT.
6218         ExpandOp(Op, Lo, Hi);
6219         break;
6220       }
6221     }
6222     
6223     // If ADDC/ADDE are supported and if the shift amount is a constant 1, emit 
6224     // this X << 1 as X+X.
6225     if (ConstantSDNode *ShAmt = dyn_cast<ConstantSDNode>(ShiftAmt)) {
6226       if (ShAmt->getAPIntValue() == 1 && TLI.isOperationLegal(ISD::ADDC, NVT) && 
6227           TLI.isOperationLegal(ISD::ADDE, NVT)) {
6228         SDOperand LoOps[2], HiOps[3];
6229         ExpandOp(Node->getOperand(0), LoOps[0], HiOps[0]);
6230         SDVTList VTList = DAG.getVTList(LoOps[0].getValueType(), MVT::Flag);
6231         LoOps[1] = LoOps[0];
6232         Lo = DAG.getNode(ISD::ADDC, VTList, LoOps, 2);
6233
6234         HiOps[1] = HiOps[0];
6235         HiOps[2] = Lo.getValue(1);
6236         Hi = DAG.getNode(ISD::ADDE, VTList, HiOps, 3);
6237         break;
6238       }
6239     }
6240     
6241     // If we can emit an efficient shift operation, do so now.
6242     if (ExpandShift(ISD::SHL, Node->getOperand(0), ShiftAmt, Lo, Hi))
6243       break;
6244
6245     // If this target supports SHL_PARTS, use it.
6246     TargetLowering::LegalizeAction Action =
6247       TLI.getOperationAction(ISD::SHL_PARTS, NVT);
6248     if ((Action == TargetLowering::Legal && TLI.isTypeLegal(NVT)) ||
6249         Action == TargetLowering::Custom) {
6250       ExpandShiftParts(ISD::SHL_PARTS, Node->getOperand(0), ShiftAmt, Lo, Hi);
6251       break;
6252     }
6253
6254     // Otherwise, emit a libcall.
6255     Lo = ExpandLibCall(RTLIB::SHL_I64, Node, false/*left shift=unsigned*/, Hi);
6256     break;
6257   }
6258
6259   case ISD::SRA: {
6260     // If the target wants custom lowering, do so.
6261     SDOperand ShiftAmt = LegalizeOp(Node->getOperand(1));
6262     if (TLI.getOperationAction(ISD::SRA, VT) == TargetLowering::Custom) {
6263       SDOperand Op = DAG.getNode(ISD::SRA, VT, Node->getOperand(0), ShiftAmt);
6264       Op = TLI.LowerOperation(Op, DAG);
6265       if (Op.Val) {
6266         // Now that the custom expander is done, expand the result, which is
6267         // still VT.
6268         ExpandOp(Op, Lo, Hi);
6269         break;
6270       }
6271     }
6272     
6273     // If we can emit an efficient shift operation, do so now.
6274     if (ExpandShift(ISD::SRA, Node->getOperand(0), ShiftAmt, Lo, Hi))
6275       break;
6276
6277     // If this target supports SRA_PARTS, use it.
6278     TargetLowering::LegalizeAction Action =
6279       TLI.getOperationAction(ISD::SRA_PARTS, NVT);
6280     if ((Action == TargetLowering::Legal && TLI.isTypeLegal(NVT)) ||
6281         Action == TargetLowering::Custom) {
6282       ExpandShiftParts(ISD::SRA_PARTS, Node->getOperand(0), ShiftAmt, Lo, Hi);
6283       break;
6284     }
6285
6286     // Otherwise, emit a libcall.
6287     Lo = ExpandLibCall(RTLIB::SRA_I64, Node, true/*ashr is signed*/, Hi);
6288     break;
6289   }
6290
6291   case ISD::SRL: {
6292     // If the target wants custom lowering, do so.
6293     SDOperand ShiftAmt = LegalizeOp(Node->getOperand(1));
6294     if (TLI.getOperationAction(ISD::SRL, VT) == TargetLowering::Custom) {
6295       SDOperand Op = DAG.getNode(ISD::SRL, VT, Node->getOperand(0), ShiftAmt);
6296       Op = TLI.LowerOperation(Op, DAG);
6297       if (Op.Val) {
6298         // Now that the custom expander is done, expand the result, which is
6299         // still VT.
6300         ExpandOp(Op, Lo, Hi);
6301         break;
6302       }
6303     }
6304
6305     // If we can emit an efficient shift operation, do so now.
6306     if (ExpandShift(ISD::SRL, Node->getOperand(0), ShiftAmt, Lo, Hi))
6307       break;
6308
6309     // If this target supports SRL_PARTS, use it.
6310     TargetLowering::LegalizeAction Action =
6311       TLI.getOperationAction(ISD::SRL_PARTS, NVT);
6312     if ((Action == TargetLowering::Legal && TLI.isTypeLegal(NVT)) ||
6313         Action == TargetLowering::Custom) {
6314       ExpandShiftParts(ISD::SRL_PARTS, Node->getOperand(0), ShiftAmt, Lo, Hi);
6315       break;
6316     }
6317
6318     // Otherwise, emit a libcall.
6319     Lo = ExpandLibCall(RTLIB::SRL_I64, Node, false/*lshr is unsigned*/, Hi);
6320     break;
6321   }
6322
6323   case ISD::ADD:
6324   case ISD::SUB: {
6325     // If the target wants to custom expand this, let them.
6326     if (TLI.getOperationAction(Node->getOpcode(), VT) ==
6327             TargetLowering::Custom) {
6328       Op = TLI.LowerOperation(Op, DAG);
6329       if (Op.Val) {
6330         ExpandOp(Op, Lo, Hi);
6331         break;
6332       }
6333     }
6334     
6335     // Expand the subcomponents.
6336     SDOperand LHSL, LHSH, RHSL, RHSH;
6337     ExpandOp(Node->getOperand(0), LHSL, LHSH);
6338     ExpandOp(Node->getOperand(1), RHSL, RHSH);
6339     SDVTList VTList = DAG.getVTList(LHSL.getValueType(), MVT::Flag);
6340     SDOperand LoOps[2], HiOps[3];
6341     LoOps[0] = LHSL;
6342     LoOps[1] = RHSL;
6343     HiOps[0] = LHSH;
6344     HiOps[1] = RHSH;
6345     if (Node->getOpcode() == ISD::ADD) {
6346       Lo = DAG.getNode(ISD::ADDC, VTList, LoOps, 2);
6347       HiOps[2] = Lo.getValue(1);
6348       Hi = DAG.getNode(ISD::ADDE, VTList, HiOps, 3);
6349     } else {
6350       Lo = DAG.getNode(ISD::SUBC, VTList, LoOps, 2);
6351       HiOps[2] = Lo.getValue(1);
6352       Hi = DAG.getNode(ISD::SUBE, VTList, HiOps, 3);
6353     }
6354     break;
6355   }
6356     
6357   case ISD::ADDC:
6358   case ISD::SUBC: {
6359     // Expand the subcomponents.
6360     SDOperand LHSL, LHSH, RHSL, RHSH;
6361     ExpandOp(Node->getOperand(0), LHSL, LHSH);
6362     ExpandOp(Node->getOperand(1), RHSL, RHSH);
6363     SDVTList VTList = DAG.getVTList(LHSL.getValueType(), MVT::Flag);
6364     SDOperand LoOps[2] = { LHSL, RHSL };
6365     SDOperand HiOps[3] = { LHSH, RHSH };
6366     
6367     if (Node->getOpcode() == ISD::ADDC) {
6368       Lo = DAG.getNode(ISD::ADDC, VTList, LoOps, 2);
6369       HiOps[2] = Lo.getValue(1);
6370       Hi = DAG.getNode(ISD::ADDE, VTList, HiOps, 3);
6371     } else {
6372       Lo = DAG.getNode(ISD::SUBC, VTList, LoOps, 2);
6373       HiOps[2] = Lo.getValue(1);
6374       Hi = DAG.getNode(ISD::SUBE, VTList, HiOps, 3);
6375     }
6376     // Remember that we legalized the flag.
6377     AddLegalizedOperand(Op.getValue(1), LegalizeOp(Hi.getValue(1)));
6378     break;
6379   }
6380   case ISD::ADDE:
6381   case ISD::SUBE: {
6382     // Expand the subcomponents.
6383     SDOperand LHSL, LHSH, RHSL, RHSH;
6384     ExpandOp(Node->getOperand(0), LHSL, LHSH);
6385     ExpandOp(Node->getOperand(1), RHSL, RHSH);
6386     SDVTList VTList = DAG.getVTList(LHSL.getValueType(), MVT::Flag);
6387     SDOperand LoOps[3] = { LHSL, RHSL, Node->getOperand(2) };
6388     SDOperand HiOps[3] = { LHSH, RHSH };
6389     
6390     Lo = DAG.getNode(Node->getOpcode(), VTList, LoOps, 3);
6391     HiOps[2] = Lo.getValue(1);
6392     Hi = DAG.getNode(Node->getOpcode(), VTList, HiOps, 3);
6393     
6394     // Remember that we legalized the flag.
6395     AddLegalizedOperand(Op.getValue(1), LegalizeOp(Hi.getValue(1)));
6396     break;
6397   }
6398   case ISD::MUL: {
6399     // If the target wants to custom expand this, let them.
6400     if (TLI.getOperationAction(ISD::MUL, VT) == TargetLowering::Custom) {
6401       SDOperand New = TLI.LowerOperation(Op, DAG);
6402       if (New.Val) {
6403         ExpandOp(New, Lo, Hi);
6404         break;
6405       }
6406     }
6407     
6408     bool HasMULHS = TLI.isOperationLegal(ISD::MULHS, NVT);
6409     bool HasMULHU = TLI.isOperationLegal(ISD::MULHU, NVT);
6410     bool HasSMUL_LOHI = TLI.isOperationLegal(ISD::SMUL_LOHI, NVT);
6411     bool HasUMUL_LOHI = TLI.isOperationLegal(ISD::UMUL_LOHI, NVT);
6412     if (HasMULHU || HasMULHS || HasUMUL_LOHI || HasSMUL_LOHI) {
6413       SDOperand LL, LH, RL, RH;
6414       ExpandOp(Node->getOperand(0), LL, LH);
6415       ExpandOp(Node->getOperand(1), RL, RH);
6416       unsigned OuterBitSize = Op.getValueSizeInBits();
6417       unsigned InnerBitSize = RH.getValueSizeInBits();
6418       unsigned LHSSB = DAG.ComputeNumSignBits(Op.getOperand(0));
6419       unsigned RHSSB = DAG.ComputeNumSignBits(Op.getOperand(1));
6420       APInt HighMask = APInt::getHighBitsSet(OuterBitSize, InnerBitSize);
6421       if (DAG.MaskedValueIsZero(Node->getOperand(0), HighMask) &&
6422           DAG.MaskedValueIsZero(Node->getOperand(1), HighMask)) {
6423         // The inputs are both zero-extended.
6424         if (HasUMUL_LOHI) {
6425           // We can emit a umul_lohi.
6426           Lo = DAG.getNode(ISD::UMUL_LOHI, DAG.getVTList(NVT, NVT), LL, RL);
6427           Hi = SDOperand(Lo.Val, 1);
6428           break;
6429         }
6430         if (HasMULHU) {
6431           // We can emit a mulhu+mul.
6432           Lo = DAG.getNode(ISD::MUL, NVT, LL, RL);
6433           Hi = DAG.getNode(ISD::MULHU, NVT, LL, RL);
6434           break;
6435         }
6436       }
6437       if (LHSSB > InnerBitSize && RHSSB > InnerBitSize) {
6438         // The input values are both sign-extended.
6439         if (HasSMUL_LOHI) {
6440           // We can emit a smul_lohi.
6441           Lo = DAG.getNode(ISD::SMUL_LOHI, DAG.getVTList(NVT, NVT), LL, RL);
6442           Hi = SDOperand(Lo.Val, 1);
6443           break;
6444         }
6445         if (HasMULHS) {
6446           // We can emit a mulhs+mul.
6447           Lo = DAG.getNode(ISD::MUL, NVT, LL, RL);
6448           Hi = DAG.getNode(ISD::MULHS, NVT, LL, RL);
6449           break;
6450         }
6451       }
6452       if (HasUMUL_LOHI) {
6453         // Lo,Hi = umul LHS, RHS.
6454         SDOperand UMulLOHI = DAG.getNode(ISD::UMUL_LOHI,
6455                                          DAG.getVTList(NVT, NVT), LL, RL);
6456         Lo = UMulLOHI;
6457         Hi = UMulLOHI.getValue(1);
6458         RH = DAG.getNode(ISD::MUL, NVT, LL, RH);
6459         LH = DAG.getNode(ISD::MUL, NVT, LH, RL);
6460         Hi = DAG.getNode(ISD::ADD, NVT, Hi, RH);
6461         Hi = DAG.getNode(ISD::ADD, NVT, Hi, LH);
6462         break;
6463       }
6464       if (HasMULHU) {
6465         Lo = DAG.getNode(ISD::MUL, NVT, LL, RL);
6466         Hi = DAG.getNode(ISD::MULHU, NVT, LL, RL);
6467         RH = DAG.getNode(ISD::MUL, NVT, LL, RH);
6468         LH = DAG.getNode(ISD::MUL, NVT, LH, RL);
6469         Hi = DAG.getNode(ISD::ADD, NVT, Hi, RH);
6470         Hi = DAG.getNode(ISD::ADD, NVT, Hi, LH);
6471         break;
6472       }
6473     }
6474
6475     // If nothing else, we can make a libcall.
6476     Lo = ExpandLibCall(RTLIB::MUL_I64, Node, false/*sign irrelevant*/, Hi);
6477     break;
6478   }
6479   case ISD::SDIV:
6480     Lo = ExpandLibCall(RTLIB::SDIV_I64, Node, true, Hi);
6481     break;
6482   case ISD::UDIV:
6483     Lo = ExpandLibCall(RTLIB::UDIV_I64, Node, true, Hi);
6484     break;
6485   case ISD::SREM:
6486     Lo = ExpandLibCall(RTLIB::SREM_I64, Node, true, Hi);
6487     break;
6488   case ISD::UREM:
6489     Lo = ExpandLibCall(RTLIB::UREM_I64, Node, true, Hi);
6490     break;
6491
6492   case ISD::FADD:
6493     Lo = ExpandLibCall(GetFPLibCall(VT, RTLIB::ADD_F32,
6494                                         RTLIB::ADD_F64,
6495                                         RTLIB::ADD_F80,
6496                                         RTLIB::ADD_PPCF128),
6497                        Node, false, Hi);
6498     break;
6499   case ISD::FSUB:
6500     Lo = ExpandLibCall(GetFPLibCall(VT, RTLIB::SUB_F32,
6501                                         RTLIB::SUB_F64,
6502                                         RTLIB::SUB_F80,
6503                                         RTLIB::SUB_PPCF128),
6504                        Node, false, Hi);
6505     break;
6506   case ISD::FMUL:
6507     Lo = ExpandLibCall(GetFPLibCall(VT, RTLIB::MUL_F32,
6508                                         RTLIB::MUL_F64,
6509                                         RTLIB::MUL_F80,
6510                                         RTLIB::MUL_PPCF128),
6511                        Node, false, Hi);
6512     break;
6513   case ISD::FDIV:
6514     Lo = ExpandLibCall(GetFPLibCall(VT, RTLIB::DIV_F32,
6515                                         RTLIB::DIV_F64,
6516                                         RTLIB::DIV_F80,
6517                                         RTLIB::DIV_PPCF128),
6518                        Node, false, Hi);
6519     break;
6520   case ISD::FP_EXTEND:
6521     if (VT == MVT::ppcf128) {
6522       assert(Node->getOperand(0).getValueType()==MVT::f32 ||
6523              Node->getOperand(0).getValueType()==MVT::f64);
6524       const uint64_t zero = 0;
6525       if (Node->getOperand(0).getValueType()==MVT::f32)
6526         Hi = DAG.getNode(ISD::FP_EXTEND, MVT::f64, Node->getOperand(0));
6527       else
6528         Hi = Node->getOperand(0);
6529       Lo = DAG.getConstantFP(APFloat(APInt(64, 1, &zero)), MVT::f64);
6530       break;
6531     }
6532     Lo = ExpandLibCall(RTLIB::FPEXT_F32_F64, Node, true, Hi);
6533     break;
6534   case ISD::FP_ROUND:
6535     Lo = ExpandLibCall(RTLIB::FPROUND_F64_F32, Node, true, Hi);
6536     break;
6537   case ISD::FPOWI:
6538     Lo = ExpandLibCall(GetFPLibCall(VT, RTLIB::POWI_F32,
6539                                         RTLIB::POWI_F64,
6540                                         RTLIB::POWI_F80,
6541                                         RTLIB::POWI_PPCF128),
6542                        Node, false, Hi);
6543     break;
6544   case ISD::FSQRT:
6545   case ISD::FSIN:
6546   case ISD::FCOS: {
6547     RTLIB::Libcall LC = RTLIB::UNKNOWN_LIBCALL;
6548     switch(Node->getOpcode()) {
6549     case ISD::FSQRT:
6550       LC = GetFPLibCall(VT, RTLIB::SQRT_F32, RTLIB::SQRT_F64,
6551                         RTLIB::SQRT_F80, RTLIB::SQRT_PPCF128);
6552       break;
6553     case ISD::FSIN:
6554       LC = GetFPLibCall(VT, RTLIB::SIN_F32, RTLIB::SIN_F64,
6555                         RTLIB::SIN_F80, RTLIB::SIN_PPCF128);
6556       break;
6557     case ISD::FCOS:
6558       LC = GetFPLibCall(VT, RTLIB::COS_F32, RTLIB::COS_F64,
6559                         RTLIB::COS_F80, RTLIB::COS_PPCF128);
6560       break;
6561     default: assert(0 && "Unreachable!");
6562     }
6563     Lo = ExpandLibCall(LC, Node, false, Hi);
6564     break;
6565   }
6566   case ISD::FABS: {
6567     if (VT == MVT::ppcf128) {
6568       SDOperand Tmp;
6569       ExpandOp(Node->getOperand(0), Lo, Tmp);
6570       Hi = DAG.getNode(ISD::FABS, NVT, Tmp);
6571       // lo = hi==fabs(hi) ? lo : -lo;
6572       Lo = DAG.getNode(ISD::SELECT_CC, NVT, Hi, Tmp,
6573                     Lo, DAG.getNode(ISD::FNEG, NVT, Lo),
6574                     DAG.getCondCode(ISD::SETEQ));
6575       break;
6576     }
6577     SDOperand Mask = (VT == MVT::f64)
6578       ? DAG.getConstantFP(BitsToDouble(~(1ULL << 63)), VT)
6579       : DAG.getConstantFP(BitsToFloat(~(1U << 31)), VT);
6580     Mask = DAG.getNode(ISD::BIT_CONVERT, NVT, Mask);
6581     Lo = DAG.getNode(ISD::BIT_CONVERT, NVT, Node->getOperand(0));
6582     Lo = DAG.getNode(ISD::AND, NVT, Lo, Mask);
6583     if (getTypeAction(NVT) == Expand)
6584       ExpandOp(Lo, Lo, Hi);
6585     break;
6586   }
6587   case ISD::FNEG: {
6588     if (VT == MVT::ppcf128) {
6589       ExpandOp(Node->getOperand(0), Lo, Hi);
6590       Lo = DAG.getNode(ISD::FNEG, MVT::f64, Lo);
6591       Hi = DAG.getNode(ISD::FNEG, MVT::f64, Hi);
6592       break;
6593     }
6594     SDOperand Mask = (VT == MVT::f64)
6595       ? DAG.getConstantFP(BitsToDouble(1ULL << 63), VT)
6596       : DAG.getConstantFP(BitsToFloat(1U << 31), VT);
6597     Mask = DAG.getNode(ISD::BIT_CONVERT, NVT, Mask);
6598     Lo = DAG.getNode(ISD::BIT_CONVERT, NVT, Node->getOperand(0));
6599     Lo = DAG.getNode(ISD::XOR, NVT, Lo, Mask);
6600     if (getTypeAction(NVT) == Expand)
6601       ExpandOp(Lo, Lo, Hi);
6602     break;
6603   }
6604   case ISD::FCOPYSIGN: {
6605     Lo = ExpandFCOPYSIGNToBitwiseOps(Node, NVT, DAG, TLI);
6606     if (getTypeAction(NVT) == Expand)
6607       ExpandOp(Lo, Lo, Hi);
6608     break;
6609   }
6610   case ISD::SINT_TO_FP:
6611   case ISD::UINT_TO_FP: {
6612     bool isSigned = Node->getOpcode() == ISD::SINT_TO_FP;
6613     MVT::ValueType SrcVT = Node->getOperand(0).getValueType();
6614
6615     // Promote the operand if needed.  Do this before checking for
6616     // ppcf128 so conversions of i16 and i8 work.
6617     if (getTypeAction(SrcVT) == Promote) {
6618       SDOperand Tmp = PromoteOp(Node->getOperand(0));
6619       Tmp = isSigned
6620         ? DAG.getNode(ISD::SIGN_EXTEND_INREG, Tmp.getValueType(), Tmp,
6621                       DAG.getValueType(SrcVT))
6622         : DAG.getZeroExtendInReg(Tmp, SrcVT);
6623       Node = DAG.UpdateNodeOperands(Op, Tmp).Val;
6624       SrcVT = Node->getOperand(0).getValueType();
6625     }
6626
6627     if (VT == MVT::ppcf128 && SrcVT == MVT::i32) {
6628       static const uint64_t zero = 0;
6629       if (isSigned) {
6630         Hi = LegalizeOp(DAG.getNode(ISD::SINT_TO_FP, MVT::f64, 
6631                                     Node->getOperand(0)));
6632         Lo = DAG.getConstantFP(APFloat(APInt(64, 1, &zero)), MVT::f64);
6633       } else {
6634         static const uint64_t TwoE32[] = { 0x41f0000000000000LL, 0 };
6635         Hi = LegalizeOp(DAG.getNode(ISD::SINT_TO_FP, MVT::f64, 
6636                                     Node->getOperand(0)));
6637         Lo = DAG.getConstantFP(APFloat(APInt(64, 1, &zero)), MVT::f64);
6638         Hi = DAG.getNode(ISD::BUILD_PAIR, VT, Lo, Hi);
6639         // X>=0 ? {(f64)x, 0} : {(f64)x, 0} + 2^32
6640         ExpandOp(DAG.getNode(ISD::SELECT_CC, MVT::ppcf128, Node->getOperand(0),
6641                              DAG.getConstant(0, MVT::i32), 
6642                              DAG.getNode(ISD::FADD, MVT::ppcf128, Hi,
6643                                          DAG.getConstantFP(
6644                                             APFloat(APInt(128, 2, TwoE32)),
6645                                             MVT::ppcf128)),
6646                              Hi,
6647                              DAG.getCondCode(ISD::SETLT)),
6648                  Lo, Hi);
6649       }
6650       break;
6651     }
6652     if (VT == MVT::ppcf128 && SrcVT == MVT::i64 && !isSigned) {
6653       // si64->ppcf128 done by libcall, below
6654       static const uint64_t TwoE64[] = { 0x43f0000000000000LL, 0 };
6655       ExpandOp(DAG.getNode(ISD::SINT_TO_FP, MVT::ppcf128, Node->getOperand(0)),
6656                Lo, Hi);
6657       Hi = DAG.getNode(ISD::BUILD_PAIR, VT, Lo, Hi);
6658       // x>=0 ? (ppcf128)(i64)x : (ppcf128)(i64)x + 2^64
6659       ExpandOp(DAG.getNode(ISD::SELECT_CC, MVT::ppcf128, Node->getOperand(0),
6660                            DAG.getConstant(0, MVT::i64), 
6661                            DAG.getNode(ISD::FADD, MVT::ppcf128, Hi,
6662                                        DAG.getConstantFP(
6663                                           APFloat(APInt(128, 2, TwoE64)),
6664                                           MVT::ppcf128)),
6665                            Hi,
6666                            DAG.getCondCode(ISD::SETLT)),
6667                Lo, Hi);
6668       break;
6669     }
6670
6671     Lo = ExpandIntToFP(Node->getOpcode() == ISD::SINT_TO_FP, VT,
6672                        Node->getOperand(0));
6673     if (getTypeAction(Lo.getValueType()) == Expand)
6674       // float to i32 etc. can be 'expanded' to a single node.
6675       ExpandOp(Lo, Lo, Hi);
6676     break;
6677   }
6678   }
6679
6680   // Make sure the resultant values have been legalized themselves, unless this
6681   // is a type that requires multi-step expansion.
6682   if (getTypeAction(NVT) != Expand && NVT != MVT::isVoid) {
6683     Lo = LegalizeOp(Lo);
6684     if (Hi.Val)
6685       // Don't legalize the high part if it is expanded to a single node.
6686       Hi = LegalizeOp(Hi);
6687   }
6688
6689   // Remember in a map if the values will be reused later.
6690   bool isNew = ExpandedNodes.insert(std::make_pair(Op, std::make_pair(Lo, Hi)));
6691   assert(isNew && "Value already expanded?!?");
6692 }
6693
6694 /// SplitVectorOp - Given an operand of vector type, break it down into
6695 /// two smaller values, still of vector type.
6696 void SelectionDAGLegalize::SplitVectorOp(SDOperand Op, SDOperand &Lo,
6697                                          SDOperand &Hi) {
6698   assert(MVT::isVector(Op.getValueType()) && "Cannot split non-vector type!");
6699   SDNode *Node = Op.Val;
6700   unsigned NumElements = MVT::getVectorNumElements(Op.getValueType());
6701   assert(NumElements > 1 && "Cannot split a single element vector!");
6702
6703   MVT::ValueType NewEltVT = MVT::getVectorElementType(Op.getValueType());
6704
6705   unsigned NewNumElts_Lo = 1 << Log2_32(NumElements-1);
6706   unsigned NewNumElts_Hi = NumElements - NewNumElts_Lo;
6707
6708   MVT::ValueType NewVT_Lo = MVT::getVectorType(NewEltVT, NewNumElts_Lo);
6709   MVT::ValueType NewVT_Hi = MVT::getVectorType(NewEltVT, NewNumElts_Hi);
6710
6711   // See if we already split it.
6712   std::map<SDOperand, std::pair<SDOperand, SDOperand> >::iterator I
6713     = SplitNodes.find(Op);
6714   if (I != SplitNodes.end()) {
6715     Lo = I->second.first;
6716     Hi = I->second.second;
6717     return;
6718   }
6719   
6720   switch (Node->getOpcode()) {
6721   default: 
6722 #ifndef NDEBUG
6723     Node->dump(&DAG);
6724 #endif
6725     assert(0 && "Unhandled operation in SplitVectorOp!");
6726   case ISD::UNDEF:
6727     Lo = DAG.getNode(ISD::UNDEF, NewVT_Lo);
6728     Hi = DAG.getNode(ISD::UNDEF, NewVT_Hi);
6729     break;
6730   case ISD::BUILD_PAIR:
6731     Lo = Node->getOperand(0);
6732     Hi = Node->getOperand(1);
6733     break;
6734   case ISD::INSERT_VECTOR_ELT: {
6735     if (ConstantSDNode *Idx = dyn_cast<ConstantSDNode>(Node->getOperand(2))) {
6736       SplitVectorOp(Node->getOperand(0), Lo, Hi);
6737       unsigned Index = Idx->getValue();
6738       SDOperand ScalarOp = Node->getOperand(1);
6739       if (Index < NewNumElts_Lo)
6740         Lo = DAG.getNode(ISD::INSERT_VECTOR_ELT, NewVT_Lo, Lo, ScalarOp,
6741                          DAG.getIntPtrConstant(Index));
6742       else
6743         Hi = DAG.getNode(ISD::INSERT_VECTOR_ELT, NewVT_Hi, Hi, ScalarOp,
6744                          DAG.getIntPtrConstant(Index - NewNumElts_Lo));
6745       break;
6746     }
6747     SDOperand Tmp = PerformInsertVectorEltInMemory(Node->getOperand(0),
6748                                                    Node->getOperand(1),
6749                                                    Node->getOperand(2));
6750     SplitVectorOp(Tmp, Lo, Hi);
6751     break;
6752   }
6753   case ISD::VECTOR_SHUFFLE: {
6754     // Build the low part.
6755     SDOperand Mask = Node->getOperand(2);
6756     SmallVector<SDOperand, 8> Ops;
6757     MVT::ValueType PtrVT = TLI.getPointerTy();
6758     
6759     // Insert all of the elements from the input that are needed.  We use 
6760     // buildvector of extractelement here because the input vectors will have
6761     // to be legalized, so this makes the code simpler.
6762     for (unsigned i = 0; i != NewNumElts_Lo; ++i) {
6763       SDOperand IdxNode = Mask.getOperand(i);
6764       if (IdxNode.getOpcode() == ISD::UNDEF) {
6765         Ops.push_back(DAG.getNode(ISD::UNDEF, NewEltVT));
6766         continue;
6767       }
6768       unsigned Idx = cast<ConstantSDNode>(IdxNode)->getValue();
6769       SDOperand InVec = Node->getOperand(0);
6770       if (Idx >= NumElements) {
6771         InVec = Node->getOperand(1);
6772         Idx -= NumElements;
6773       }
6774       Ops.push_back(DAG.getNode(ISD::EXTRACT_VECTOR_ELT, NewEltVT, InVec,
6775                                 DAG.getConstant(Idx, PtrVT)));
6776     }
6777     Lo = DAG.getNode(ISD::BUILD_VECTOR, NewVT_Lo, &Ops[0], Ops.size());
6778     Ops.clear();
6779     
6780     for (unsigned i = NewNumElts_Lo; i != NumElements; ++i) {
6781       SDOperand IdxNode = Mask.getOperand(i);
6782       if (IdxNode.getOpcode() == ISD::UNDEF) {
6783         Ops.push_back(DAG.getNode(ISD::UNDEF, NewEltVT));
6784         continue;
6785       }
6786       unsigned Idx = cast<ConstantSDNode>(IdxNode)->getValue();
6787       SDOperand InVec = Node->getOperand(0);
6788       if (Idx >= NumElements) {
6789         InVec = Node->getOperand(1);
6790         Idx -= NumElements;
6791       }
6792       Ops.push_back(DAG.getNode(ISD::EXTRACT_VECTOR_ELT, NewEltVT, InVec,
6793                                 DAG.getConstant(Idx, PtrVT)));
6794     }
6795     Hi = DAG.getNode(ISD::BUILD_VECTOR, NewVT_Lo, &Ops[0], Ops.size());
6796     break;
6797   }
6798   case ISD::BUILD_VECTOR: {
6799     SmallVector<SDOperand, 8> LoOps(Node->op_begin(), 
6800                                     Node->op_begin()+NewNumElts_Lo);
6801     Lo = DAG.getNode(ISD::BUILD_VECTOR, NewVT_Lo, &LoOps[0], LoOps.size());
6802
6803     SmallVector<SDOperand, 8> HiOps(Node->op_begin()+NewNumElts_Lo, 
6804                                     Node->op_end());
6805     Hi = DAG.getNode(ISD::BUILD_VECTOR, NewVT_Hi, &HiOps[0], HiOps.size());
6806     break;
6807   }
6808   case ISD::CONCAT_VECTORS: {
6809     // FIXME: Handle non-power-of-two vectors?
6810     unsigned NewNumSubvectors = Node->getNumOperands() / 2;
6811     if (NewNumSubvectors == 1) {
6812       Lo = Node->getOperand(0);
6813       Hi = Node->getOperand(1);
6814     } else {
6815       SmallVector<SDOperand, 8> LoOps(Node->op_begin(), 
6816                                       Node->op_begin()+NewNumSubvectors);
6817       Lo = DAG.getNode(ISD::CONCAT_VECTORS, NewVT_Lo, &LoOps[0], LoOps.size());
6818
6819       SmallVector<SDOperand, 8> HiOps(Node->op_begin()+NewNumSubvectors, 
6820                                       Node->op_end());
6821       Hi = DAG.getNode(ISD::CONCAT_VECTORS, NewVT_Hi, &HiOps[0], HiOps.size());
6822     }
6823     break;
6824   }
6825   case ISD::SELECT: {
6826     SDOperand Cond = Node->getOperand(0);
6827
6828     SDOperand LL, LH, RL, RH;
6829     SplitVectorOp(Node->getOperand(1), LL, LH);
6830     SplitVectorOp(Node->getOperand(2), RL, RH);
6831
6832     if (MVT::isVector(Cond.getValueType())) {
6833       // Handle a vector merge.
6834       SDOperand CL, CH;
6835       SplitVectorOp(Cond, CL, CH);
6836       Lo = DAG.getNode(Node->getOpcode(), NewVT_Lo, CL, LL, RL);
6837       Hi = DAG.getNode(Node->getOpcode(), NewVT_Hi, CH, LH, RH);
6838     } else {
6839       // Handle a simple select with vector operands.
6840       Lo = DAG.getNode(Node->getOpcode(), NewVT_Lo, Cond, LL, RL);
6841       Hi = DAG.getNode(Node->getOpcode(), NewVT_Hi, Cond, LH, RH);
6842     }
6843     break;
6844   }
6845   case ISD::ADD:
6846   case ISD::SUB:
6847   case ISD::MUL:
6848   case ISD::FADD:
6849   case ISD::FSUB:
6850   case ISD::FMUL:
6851   case ISD::SDIV:
6852   case ISD::UDIV:
6853   case ISD::FDIV:
6854   case ISD::FPOW:
6855   case ISD::AND:
6856   case ISD::OR:
6857   case ISD::XOR:
6858   case ISD::UREM:
6859   case ISD::SREM:
6860   case ISD::FREM: {
6861     SDOperand LL, LH, RL, RH;
6862     SplitVectorOp(Node->getOperand(0), LL, LH);
6863     SplitVectorOp(Node->getOperand(1), RL, RH);
6864     
6865     Lo = DAG.getNode(Node->getOpcode(), NewVT_Lo, LL, RL);
6866     Hi = DAG.getNode(Node->getOpcode(), NewVT_Hi, LH, RH);
6867     break;
6868   }
6869   case ISD::FPOWI: {
6870     SDOperand L, H;
6871     SplitVectorOp(Node->getOperand(0), L, H);
6872
6873     Lo = DAG.getNode(Node->getOpcode(), NewVT_Lo, L, Node->getOperand(1));
6874     Hi = DAG.getNode(Node->getOpcode(), NewVT_Hi, H, Node->getOperand(1));
6875     break;
6876   }
6877   case ISD::CTTZ:
6878   case ISD::CTLZ:
6879   case ISD::CTPOP:
6880   case ISD::FNEG:
6881   case ISD::FABS:
6882   case ISD::FSQRT:
6883   case ISD::FSIN:
6884   case ISD::FCOS:
6885   case ISD::FP_TO_SINT:
6886   case ISD::FP_TO_UINT:
6887   case ISD::SINT_TO_FP:
6888   case ISD::UINT_TO_FP: {
6889     SDOperand L, H;
6890     SplitVectorOp(Node->getOperand(0), L, H);
6891
6892     Lo = DAG.getNode(Node->getOpcode(), NewVT_Lo, L);
6893     Hi = DAG.getNode(Node->getOpcode(), NewVT_Hi, H);
6894     break;
6895   }
6896   case ISD::LOAD: {
6897     LoadSDNode *LD = cast<LoadSDNode>(Node);
6898     SDOperand Ch = LD->getChain();
6899     SDOperand Ptr = LD->getBasePtr();
6900     const Value *SV = LD->getSrcValue();
6901     int SVOffset = LD->getSrcValueOffset();
6902     unsigned Alignment = LD->getAlignment();
6903     bool isVolatile = LD->isVolatile();
6904
6905     Lo = DAG.getLoad(NewVT_Lo, Ch, Ptr, SV, SVOffset, isVolatile, Alignment);
6906     unsigned IncrementSize = NewNumElts_Lo * MVT::getSizeInBits(NewEltVT)/8;
6907     Ptr = DAG.getNode(ISD::ADD, Ptr.getValueType(), Ptr,
6908                       DAG.getIntPtrConstant(IncrementSize));
6909     SVOffset += IncrementSize;
6910     Alignment = MinAlign(Alignment, IncrementSize);
6911     Hi = DAG.getLoad(NewVT_Hi, Ch, Ptr, SV, SVOffset, isVolatile, Alignment);
6912     
6913     // Build a factor node to remember that this load is independent of the
6914     // other one.
6915     SDOperand TF = DAG.getNode(ISD::TokenFactor, MVT::Other, Lo.getValue(1),
6916                                Hi.getValue(1));
6917     
6918     // Remember that we legalized the chain.
6919     AddLegalizedOperand(Op.getValue(1), LegalizeOp(TF));
6920     break;
6921   }
6922   case ISD::BIT_CONVERT: {
6923     // We know the result is a vector.  The input may be either a vector or a
6924     // scalar value.
6925     SDOperand InOp = Node->getOperand(0);
6926     if (!MVT::isVector(InOp.getValueType()) ||
6927         MVT::getVectorNumElements(InOp.getValueType()) == 1) {
6928       // The input is a scalar or single-element vector.
6929       // Lower to a store/load so that it can be split.
6930       // FIXME: this could be improved probably.
6931       SDOperand Ptr = DAG.CreateStackTemporary(InOp.getValueType());
6932       FrameIndexSDNode *FI = cast<FrameIndexSDNode>(Ptr.Val);
6933
6934       SDOperand St = DAG.getStore(DAG.getEntryNode(),
6935                                   InOp, Ptr,
6936                                   PseudoSourceValue::getFixedStack(),
6937                                   FI->getIndex());
6938       InOp = DAG.getLoad(Op.getValueType(), St, Ptr,
6939                          PseudoSourceValue::getFixedStack(),
6940                          FI->getIndex());
6941     }
6942     // Split the vector and convert each of the pieces now.
6943     SplitVectorOp(InOp, Lo, Hi);
6944     Lo = DAG.getNode(ISD::BIT_CONVERT, NewVT_Lo, Lo);
6945     Hi = DAG.getNode(ISD::BIT_CONVERT, NewVT_Hi, Hi);
6946     break;
6947   }
6948   }
6949       
6950   // Remember in a map if the values will be reused later.
6951   bool isNew = 
6952     SplitNodes.insert(std::make_pair(Op, std::make_pair(Lo, Hi))).second;
6953   assert(isNew && "Value already split?!?");
6954 }
6955
6956
6957 /// ScalarizeVectorOp - Given an operand of single-element vector type
6958 /// (e.g. v1f32), convert it into the equivalent operation that returns a
6959 /// scalar (e.g. f32) value.
6960 SDOperand SelectionDAGLegalize::ScalarizeVectorOp(SDOperand Op) {
6961   assert(MVT::isVector(Op.getValueType()) &&
6962          "Bad ScalarizeVectorOp invocation!");
6963   SDNode *Node = Op.Val;
6964   MVT::ValueType NewVT = MVT::getVectorElementType(Op.getValueType());
6965   assert(MVT::getVectorNumElements(Op.getValueType()) == 1);
6966   
6967   // See if we already scalarized it.
6968   std::map<SDOperand, SDOperand>::iterator I = ScalarizedNodes.find(Op);
6969   if (I != ScalarizedNodes.end()) return I->second;
6970   
6971   SDOperand Result;
6972   switch (Node->getOpcode()) {
6973   default: 
6974 #ifndef NDEBUG
6975     Node->dump(&DAG); cerr << "\n";
6976 #endif
6977     assert(0 && "Unknown vector operation in ScalarizeVectorOp!");
6978   case ISD::ADD:
6979   case ISD::FADD:
6980   case ISD::SUB:
6981   case ISD::FSUB:
6982   case ISD::MUL:
6983   case ISD::FMUL:
6984   case ISD::SDIV:
6985   case ISD::UDIV:
6986   case ISD::FDIV:
6987   case ISD::SREM:
6988   case ISD::UREM:
6989   case ISD::FREM:
6990   case ISD::FPOW:
6991   case ISD::AND:
6992   case ISD::OR:
6993   case ISD::XOR:
6994     Result = DAG.getNode(Node->getOpcode(),
6995                          NewVT, 
6996                          ScalarizeVectorOp(Node->getOperand(0)),
6997                          ScalarizeVectorOp(Node->getOperand(1)));
6998     break;
6999   case ISD::FNEG:
7000   case ISD::FABS:
7001   case ISD::FSQRT:
7002   case ISD::FSIN:
7003   case ISD::FCOS:
7004     Result = DAG.getNode(Node->getOpcode(),
7005                          NewVT, 
7006                          ScalarizeVectorOp(Node->getOperand(0)));
7007     break;
7008   case ISD::FPOWI:
7009     Result = DAG.getNode(Node->getOpcode(),
7010                          NewVT, 
7011                          ScalarizeVectorOp(Node->getOperand(0)),
7012                          Node->getOperand(1));
7013     break;
7014   case ISD::LOAD: {
7015     LoadSDNode *LD = cast<LoadSDNode>(Node);
7016     SDOperand Ch = LegalizeOp(LD->getChain());     // Legalize the chain.
7017     SDOperand Ptr = LegalizeOp(LD->getBasePtr());  // Legalize the pointer.
7018     
7019     const Value *SV = LD->getSrcValue();
7020     int SVOffset = LD->getSrcValueOffset();
7021     Result = DAG.getLoad(NewVT, Ch, Ptr, SV, SVOffset,
7022                          LD->isVolatile(), LD->getAlignment());
7023
7024     // Remember that we legalized the chain.
7025     AddLegalizedOperand(Op.getValue(1), LegalizeOp(Result.getValue(1)));
7026     break;
7027   }
7028   case ISD::BUILD_VECTOR:
7029     Result = Node->getOperand(0);
7030     break;
7031   case ISD::INSERT_VECTOR_ELT:
7032     // Returning the inserted scalar element.
7033     Result = Node->getOperand(1);
7034     break;
7035   case ISD::CONCAT_VECTORS:
7036     assert(Node->getOperand(0).getValueType() == NewVT &&
7037            "Concat of non-legal vectors not yet supported!");
7038     Result = Node->getOperand(0);
7039     break;
7040   case ISD::VECTOR_SHUFFLE: {
7041     // Figure out if the scalar is the LHS or RHS and return it.
7042     SDOperand EltNum = Node->getOperand(2).getOperand(0);
7043     if (cast<ConstantSDNode>(EltNum)->getValue())
7044       Result = ScalarizeVectorOp(Node->getOperand(1));
7045     else
7046       Result = ScalarizeVectorOp(Node->getOperand(0));
7047     break;
7048   }
7049   case ISD::EXTRACT_SUBVECTOR:
7050     Result = Node->getOperand(0);
7051     assert(Result.getValueType() == NewVT);
7052     break;
7053   case ISD::BIT_CONVERT:
7054     Result = DAG.getNode(ISD::BIT_CONVERT, NewVT, Op.getOperand(0));
7055     break;
7056   case ISD::SELECT:
7057     Result = DAG.getNode(ISD::SELECT, NewVT, Op.getOperand(0),
7058                          ScalarizeVectorOp(Op.getOperand(1)),
7059                          ScalarizeVectorOp(Op.getOperand(2)));
7060     break;
7061   }
7062
7063   if (TLI.isTypeLegal(NewVT))
7064     Result = LegalizeOp(Result);
7065   bool isNew = ScalarizedNodes.insert(std::make_pair(Op, Result)).second;
7066   assert(isNew && "Value already scalarized?");
7067   return Result;
7068 }
7069
7070
7071 // SelectionDAG::Legalize - This is the entry point for the file.
7072 //
7073 void SelectionDAG::Legalize() {
7074   if (ViewLegalizeDAGs) viewGraph();
7075
7076   /// run - This is the main entry point to this class.
7077   ///
7078   SelectionDAGLegalize(*this).LegalizeDAG();
7079 }
7080