Make getTypeSizeInBits work correctly for array types; it should return
[oota-llvm.git] / lib / CodeGen / SelectionDAG / LegalizeDAG.cpp
1 //===-- LegalizeDAG.cpp - Implement SelectionDAG::Legalize ----------------===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 // This file implements the SelectionDAG::Legalize method.
11 //
12 //===----------------------------------------------------------------------===//
13
14 #include "llvm/CodeGen/SelectionDAG.h"
15 #include "llvm/CodeGen/MachineFunction.h"
16 #include "llvm/CodeGen/MachineFrameInfo.h"
17 #include "llvm/CodeGen/MachineJumpTableInfo.h"
18 #include "llvm/CodeGen/MachineModuleInfo.h"
19 #include "llvm/CodeGen/DwarfWriter.h"
20 #include "llvm/Analysis/DebugInfo.h"
21 #include "llvm/CodeGen/PseudoSourceValue.h"
22 #include "llvm/Target/TargetFrameInfo.h"
23 #include "llvm/Target/TargetLowering.h"
24 #include "llvm/Target/TargetData.h"
25 #include "llvm/Target/TargetMachine.h"
26 #include "llvm/Target/TargetOptions.h"
27 #include "llvm/Target/TargetSubtarget.h"
28 #include "llvm/CallingConv.h"
29 #include "llvm/Constants.h"
30 #include "llvm/DerivedTypes.h"
31 #include "llvm/Function.h"
32 #include "llvm/GlobalVariable.h"
33 #include "llvm/LLVMContext.h"
34 #include "llvm/Support/CommandLine.h"
35 #include "llvm/Support/Debug.h"
36 #include "llvm/Support/ErrorHandling.h"
37 #include "llvm/Support/MathExtras.h"
38 #include "llvm/Support/raw_ostream.h"
39 #include "llvm/ADT/DenseMap.h"
40 #include "llvm/ADT/SmallVector.h"
41 #include "llvm/ADT/SmallPtrSet.h"
42 #include <map>
43 using namespace llvm;
44
45 //===----------------------------------------------------------------------===//
46 /// SelectionDAGLegalize - This takes an arbitrary SelectionDAG as input and
47 /// hacks on it until the target machine can handle it.  This involves
48 /// eliminating value sizes the machine cannot handle (promoting small sizes to
49 /// large sizes or splitting up large values into small values) as well as
50 /// eliminating operations the machine cannot handle.
51 ///
52 /// This code also does a small amount of optimization and recognition of idioms
53 /// as part of its processing.  For example, if a target does not support a
54 /// 'setcc' instruction efficiently, but does support 'brcc' instruction, this
55 /// will attempt merge setcc and brc instructions into brcc's.
56 ///
57 namespace {
58 class SelectionDAGLegalize {
59   TargetLowering &TLI;
60   SelectionDAG &DAG;
61   CodeGenOpt::Level OptLevel;
62
63   // Libcall insertion helpers.
64
65   /// LastCALLSEQ_END - This keeps track of the CALLSEQ_END node that has been
66   /// legalized.  We use this to ensure that calls are properly serialized
67   /// against each other, including inserted libcalls.
68   SDValue LastCALLSEQ_END;
69
70   /// IsLegalizingCall - This member is used *only* for purposes of providing
71   /// helpful assertions that a libcall isn't created while another call is
72   /// being legalized (which could lead to non-serialized call sequences).
73   bool IsLegalizingCall;
74
75   enum LegalizeAction {
76     Legal,      // The target natively supports this operation.
77     Promote,    // This operation should be executed in a larger type.
78     Expand      // Try to expand this to other ops, otherwise use a libcall.
79   };
80
81   /// ValueTypeActions - This is a bitvector that contains two bits for each
82   /// value type, where the two bits correspond to the LegalizeAction enum.
83   /// This can be queried with "getTypeAction(VT)".
84   TargetLowering::ValueTypeActionImpl ValueTypeActions;
85
86   /// LegalizedNodes - For nodes that are of legal width, and that have more
87   /// than one use, this map indicates what regularized operand to use.  This
88   /// allows us to avoid legalizing the same thing more than once.
89   DenseMap<SDValue, SDValue> LegalizedNodes;
90
91   void AddLegalizedOperand(SDValue From, SDValue To) {
92     LegalizedNodes.insert(std::make_pair(From, To));
93     // If someone requests legalization of the new node, return itself.
94     if (From != To)
95       LegalizedNodes.insert(std::make_pair(To, To));
96   }
97
98 public:
99   SelectionDAGLegalize(SelectionDAG &DAG, CodeGenOpt::Level ol);
100
101   /// getTypeAction - Return how we should legalize values of this type, either
102   /// it is already legal or we need to expand it into multiple registers of
103   /// smaller integer type, or we need to promote it to a larger type.
104   LegalizeAction getTypeAction(EVT VT) const {
105     return
106         (LegalizeAction)ValueTypeActions.getTypeAction(*DAG.getContext(), VT);
107   }
108
109   /// isTypeLegal - Return true if this type is legal on this target.
110   ///
111   bool isTypeLegal(EVT VT) const {
112     return getTypeAction(VT) == Legal;
113   }
114
115   void LegalizeDAG();
116
117 private:
118   /// LegalizeOp - We know that the specified value has a legal type.
119   /// Recursively ensure that the operands have legal types, then return the
120   /// result.
121   SDValue LegalizeOp(SDValue O);
122
123   SDValue OptimizeFloatStore(StoreSDNode *ST);
124
125   /// PerformInsertVectorEltInMemory - Some target cannot handle a variable
126   /// insertion index for the INSERT_VECTOR_ELT instruction.  In this case, it
127   /// is necessary to spill the vector being inserted into to memory, perform
128   /// the insert there, and then read the result back.
129   SDValue PerformInsertVectorEltInMemory(SDValue Vec, SDValue Val,
130                                          SDValue Idx, DebugLoc dl);
131   SDValue ExpandINSERT_VECTOR_ELT(SDValue Vec, SDValue Val,
132                                   SDValue Idx, DebugLoc dl);
133
134   /// ShuffleWithNarrowerEltType - Return a vector shuffle operation which
135   /// performs the same shuffe in terms of order or result bytes, but on a type
136   /// whose vector element type is narrower than the original shuffle type.
137   /// e.g. <v4i32> <0, 1, 0, 1> -> v8i16 <0, 1, 2, 3, 0, 1, 2, 3>
138   SDValue ShuffleWithNarrowerEltType(EVT NVT, EVT VT, DebugLoc dl,
139                                      SDValue N1, SDValue N2, 
140                                      SmallVectorImpl<int> &Mask) const;
141
142   bool LegalizeAllNodesNotLeadingTo(SDNode *N, SDNode *Dest,
143                                     SmallPtrSet<SDNode*, 32> &NodesLeadingTo);
144
145   void LegalizeSetCCCondCode(EVT VT, SDValue &LHS, SDValue &RHS, SDValue &CC,
146                              DebugLoc dl);
147
148   SDValue ExpandLibCall(RTLIB::Libcall LC, SDNode *Node, bool isSigned);
149   SDValue ExpandFPLibCall(SDNode *Node, RTLIB::Libcall Call_F32,
150                           RTLIB::Libcall Call_F64, RTLIB::Libcall Call_F80,
151                           RTLIB::Libcall Call_PPCF128);
152   SDValue ExpandIntLibCall(SDNode *Node, bool isSigned,
153                            RTLIB::Libcall Call_I8,
154                            RTLIB::Libcall Call_I16,
155                            RTLIB::Libcall Call_I32,
156                            RTLIB::Libcall Call_I64,
157                            RTLIB::Libcall Call_I128);
158
159   SDValue EmitStackConvert(SDValue SrcOp, EVT SlotVT, EVT DestVT, DebugLoc dl);
160   SDValue ExpandBUILD_VECTOR(SDNode *Node);
161   SDValue ExpandSCALAR_TO_VECTOR(SDNode *Node);
162   void ExpandDYNAMIC_STACKALLOC(SDNode *Node,
163                                 SmallVectorImpl<SDValue> &Results);
164   SDValue ExpandFCOPYSIGN(SDNode *Node);
165   SDValue ExpandLegalINT_TO_FP(bool isSigned, SDValue LegalOp, EVT DestVT,
166                                DebugLoc dl);
167   SDValue PromoteLegalINT_TO_FP(SDValue LegalOp, EVT DestVT, bool isSigned,
168                                 DebugLoc dl);
169   SDValue PromoteLegalFP_TO_INT(SDValue LegalOp, EVT DestVT, bool isSigned,
170                                 DebugLoc dl);
171
172   SDValue ExpandBSWAP(SDValue Op, DebugLoc dl);
173   SDValue ExpandBitCount(unsigned Opc, SDValue Op, DebugLoc dl);
174
175   SDValue ExpandExtractFromVectorThroughStack(SDValue Op);
176   SDValue ExpandVectorBuildThroughStack(SDNode* Node);
177
178   void ExpandNode(SDNode *Node, SmallVectorImpl<SDValue> &Results);
179   void PromoteNode(SDNode *Node, SmallVectorImpl<SDValue> &Results);
180 };
181 }
182
183 /// ShuffleWithNarrowerEltType - Return a vector shuffle operation which
184 /// performs the same shuffe in terms of order or result bytes, but on a type
185 /// whose vector element type is narrower than the original shuffle type.
186 /// e.g. <v4i32> <0, 1, 0, 1> -> v8i16 <0, 1, 2, 3, 0, 1, 2, 3>
187 SDValue 
188 SelectionDAGLegalize::ShuffleWithNarrowerEltType(EVT NVT, EVT VT,  DebugLoc dl, 
189                                                  SDValue N1, SDValue N2,
190                                              SmallVectorImpl<int> &Mask) const {
191   unsigned NumMaskElts = VT.getVectorNumElements();
192   unsigned NumDestElts = NVT.getVectorNumElements();
193   unsigned NumEltsGrowth = NumDestElts / NumMaskElts;
194
195   assert(NumEltsGrowth && "Cannot promote to vector type with fewer elts!");
196
197   if (NumEltsGrowth == 1)
198     return DAG.getVectorShuffle(NVT, dl, N1, N2, &Mask[0]);
199   
200   SmallVector<int, 8> NewMask;
201   for (unsigned i = 0; i != NumMaskElts; ++i) {
202     int Idx = Mask[i];
203     for (unsigned j = 0; j != NumEltsGrowth; ++j) {
204       if (Idx < 0) 
205         NewMask.push_back(-1);
206       else
207         NewMask.push_back(Idx * NumEltsGrowth + j);
208     }
209   }
210   assert(NewMask.size() == NumDestElts && "Non-integer NumEltsGrowth?");
211   assert(TLI.isShuffleMaskLegal(NewMask, NVT) && "Shuffle not legal?");
212   return DAG.getVectorShuffle(NVT, dl, N1, N2, &NewMask[0]);
213 }
214
215 SelectionDAGLegalize::SelectionDAGLegalize(SelectionDAG &dag,
216                                            CodeGenOpt::Level ol)
217   : TLI(dag.getTargetLoweringInfo()), DAG(dag), OptLevel(ol),
218     ValueTypeActions(TLI.getValueTypeActions()) {
219   assert(MVT::LAST_VALUETYPE <= MVT::MAX_ALLOWED_VALUETYPE &&
220          "Too many value types for ValueTypeActions to hold!");
221 }
222
223 void SelectionDAGLegalize::LegalizeDAG() {
224   LastCALLSEQ_END = DAG.getEntryNode();
225   IsLegalizingCall = false;
226
227   // The legalize process is inherently a bottom-up recursive process (users
228   // legalize their uses before themselves).  Given infinite stack space, we
229   // could just start legalizing on the root and traverse the whole graph.  In
230   // practice however, this causes us to run out of stack space on large basic
231   // blocks.  To avoid this problem, compute an ordering of the nodes where each
232   // node is only legalized after all of its operands are legalized.
233   DAG.AssignTopologicalOrder();
234   for (SelectionDAG::allnodes_iterator I = DAG.allnodes_begin(),
235        E = prior(DAG.allnodes_end()); I != llvm::next(E); ++I)
236     LegalizeOp(SDValue(I, 0));
237
238   // Finally, it's possible the root changed.  Get the new root.
239   SDValue OldRoot = DAG.getRoot();
240   assert(LegalizedNodes.count(OldRoot) && "Root didn't get legalized?");
241   DAG.setRoot(LegalizedNodes[OldRoot]);
242
243   LegalizedNodes.clear();
244
245   // Remove dead nodes now.
246   DAG.RemoveDeadNodes();
247 }
248
249
250 /// FindCallEndFromCallStart - Given a chained node that is part of a call
251 /// sequence, find the CALLSEQ_END node that terminates the call sequence.
252 static SDNode *FindCallEndFromCallStart(SDNode *Node) {
253   if (Node->getOpcode() == ISD::CALLSEQ_END)
254     return Node;
255   if (Node->use_empty())
256     return 0;   // No CallSeqEnd
257
258   // The chain is usually at the end.
259   SDValue TheChain(Node, Node->getNumValues()-1);
260   if (TheChain.getValueType() != MVT::Other) {
261     // Sometimes it's at the beginning.
262     TheChain = SDValue(Node, 0);
263     if (TheChain.getValueType() != MVT::Other) {
264       // Otherwise, hunt for it.
265       for (unsigned i = 1, e = Node->getNumValues(); i != e; ++i)
266         if (Node->getValueType(i) == MVT::Other) {
267           TheChain = SDValue(Node, i);
268           break;
269         }
270
271       // Otherwise, we walked into a node without a chain.
272       if (TheChain.getValueType() != MVT::Other)
273         return 0;
274     }
275   }
276
277   for (SDNode::use_iterator UI = Node->use_begin(),
278        E = Node->use_end(); UI != E; ++UI) {
279
280     // Make sure to only follow users of our token chain.
281     SDNode *User = *UI;
282     for (unsigned i = 0, e = User->getNumOperands(); i != e; ++i)
283       if (User->getOperand(i) == TheChain)
284         if (SDNode *Result = FindCallEndFromCallStart(User))
285           return Result;
286   }
287   return 0;
288 }
289
290 /// FindCallStartFromCallEnd - Given a chained node that is part of a call
291 /// sequence, find the CALLSEQ_START node that initiates the call sequence.
292 static SDNode *FindCallStartFromCallEnd(SDNode *Node) {
293   assert(Node && "Didn't find callseq_start for a call??");
294   if (Node->getOpcode() == ISD::CALLSEQ_START) return Node;
295
296   assert(Node->getOperand(0).getValueType() == MVT::Other &&
297          "Node doesn't have a token chain argument!");
298   return FindCallStartFromCallEnd(Node->getOperand(0).getNode());
299 }
300
301 /// LegalizeAllNodesNotLeadingTo - Recursively walk the uses of N, looking to
302 /// see if any uses can reach Dest.  If no dest operands can get to dest,
303 /// legalize them, legalize ourself, and return false, otherwise, return true.
304 ///
305 /// Keep track of the nodes we fine that actually do lead to Dest in
306 /// NodesLeadingTo.  This avoids retraversing them exponential number of times.
307 ///
308 bool SelectionDAGLegalize::LegalizeAllNodesNotLeadingTo(SDNode *N, SDNode *Dest,
309                                      SmallPtrSet<SDNode*, 32> &NodesLeadingTo) {
310   if (N == Dest) return true;  // N certainly leads to Dest :)
311
312   // If we've already processed this node and it does lead to Dest, there is no
313   // need to reprocess it.
314   if (NodesLeadingTo.count(N)) return true;
315
316   // If the first result of this node has been already legalized, then it cannot
317   // reach N.
318   if (LegalizedNodes.count(SDValue(N, 0))) return false;
319
320   // Okay, this node has not already been legalized.  Check and legalize all
321   // operands.  If none lead to Dest, then we can legalize this node.
322   bool OperandsLeadToDest = false;
323   for (unsigned i = 0, e = N->getNumOperands(); i != e; ++i)
324     OperandsLeadToDest |=     // If an operand leads to Dest, so do we.
325       LegalizeAllNodesNotLeadingTo(N->getOperand(i).getNode(), Dest, NodesLeadingTo);
326
327   if (OperandsLeadToDest) {
328     NodesLeadingTo.insert(N);
329     return true;
330   }
331
332   // Okay, this node looks safe, legalize it and return false.
333   LegalizeOp(SDValue(N, 0));
334   return false;
335 }
336
337 /// ExpandConstantFP - Expands the ConstantFP node to an integer constant or
338 /// a load from the constant pool.
339 static SDValue ExpandConstantFP(ConstantFPSDNode *CFP, bool UseCP,
340                                 SelectionDAG &DAG, const TargetLowering &TLI) {
341   bool Extend = false;
342   DebugLoc dl = CFP->getDebugLoc();
343
344   // If a FP immediate is precise when represented as a float and if the
345   // target can do an extending load from float to double, we put it into
346   // the constant pool as a float, even if it's is statically typed as a
347   // double.  This shrinks FP constants and canonicalizes them for targets where
348   // an FP extending load is the same cost as a normal load (such as on the x87
349   // fp stack or PPC FP unit).
350   EVT VT = CFP->getValueType(0);
351   ConstantFP *LLVMC = const_cast<ConstantFP*>(CFP->getConstantFPValue());
352   if (!UseCP) {
353     assert((VT == MVT::f64 || VT == MVT::f32) && "Invalid type expansion");
354     return DAG.getConstant(LLVMC->getValueAPF().bitcastToAPInt(),
355                            (VT == MVT::f64) ? MVT::i64 : MVT::i32);
356   }
357
358   EVT OrigVT = VT;
359   EVT SVT = VT;
360   while (SVT != MVT::f32) {
361     SVT = (MVT::SimpleValueType)(SVT.getSimpleVT().SimpleTy - 1);
362     if (CFP->isValueValidForType(SVT, CFP->getValueAPF()) &&
363         // Only do this if the target has a native EXTLOAD instruction from
364         // smaller type.
365         TLI.isLoadExtLegal(ISD::EXTLOAD, SVT) &&
366         TLI.ShouldShrinkFPConstant(OrigVT)) {
367       const Type *SType = SVT.getTypeForEVT(*DAG.getContext());
368       LLVMC = cast<ConstantFP>(ConstantExpr::getFPTrunc(LLVMC, SType));
369       VT = SVT;
370       Extend = true;
371     }
372   }
373
374   SDValue CPIdx = DAG.getConstantPool(LLVMC, TLI.getPointerTy());
375   unsigned Alignment = cast<ConstantPoolSDNode>(CPIdx)->getAlignment();
376   if (Extend)
377     return DAG.getExtLoad(ISD::EXTLOAD, dl,
378                           OrigVT, DAG.getEntryNode(),
379                           CPIdx, PseudoSourceValue::getConstantPool(),
380                           0, VT, false, false, Alignment);
381   return DAG.getLoad(OrigVT, dl, DAG.getEntryNode(), CPIdx,
382                      PseudoSourceValue::getConstantPool(), 0, false, false,
383                      Alignment);
384 }
385
386 /// ExpandUnalignedStore - Expands an unaligned store to 2 half-size stores.
387 static
388 SDValue ExpandUnalignedStore(StoreSDNode *ST, SelectionDAG &DAG,
389                              const TargetLowering &TLI) {
390   SDValue Chain = ST->getChain();
391   SDValue Ptr = ST->getBasePtr();
392   SDValue Val = ST->getValue();
393   EVT VT = Val.getValueType();
394   int Alignment = ST->getAlignment();
395   int SVOffset = ST->getSrcValueOffset();
396   DebugLoc dl = ST->getDebugLoc();
397   if (ST->getMemoryVT().isFloatingPoint() ||
398       ST->getMemoryVT().isVector()) {
399     EVT intVT = EVT::getIntegerVT(*DAG.getContext(), VT.getSizeInBits());
400     if (TLI.isTypeLegal(intVT)) {
401       // Expand to a bitconvert of the value to the integer type of the
402       // same size, then a (misaligned) int store.
403       // FIXME: Does not handle truncating floating point stores!
404       SDValue Result = DAG.getNode(ISD::BIT_CONVERT, dl, intVT, Val);
405       return DAG.getStore(Chain, dl, Result, Ptr, ST->getSrcValue(),
406                           SVOffset, ST->isVolatile(), ST->isNonTemporal(),
407                           Alignment);
408     } else {
409       // Do a (aligned) store to a stack slot, then copy from the stack slot
410       // to the final destination using (unaligned) integer loads and stores.
411       EVT StoredVT = ST->getMemoryVT();
412       EVT RegVT =
413         TLI.getRegisterType(*DAG.getContext(), EVT::getIntegerVT(*DAG.getContext(), StoredVT.getSizeInBits()));
414       unsigned StoredBytes = StoredVT.getSizeInBits() / 8;
415       unsigned RegBytes = RegVT.getSizeInBits() / 8;
416       unsigned NumRegs = (StoredBytes + RegBytes - 1) / RegBytes;
417
418       // Make sure the stack slot is also aligned for the register type.
419       SDValue StackPtr = DAG.CreateStackTemporary(StoredVT, RegVT);
420
421       // Perform the original store, only redirected to the stack slot.
422       SDValue Store = DAG.getTruncStore(Chain, dl,
423                                         Val, StackPtr, NULL, 0, StoredVT,
424                                         false, false, 0);
425       SDValue Increment = DAG.getConstant(RegBytes, TLI.getPointerTy());
426       SmallVector<SDValue, 8> Stores;
427       unsigned Offset = 0;
428
429       // Do all but one copies using the full register width.
430       for (unsigned i = 1; i < NumRegs; i++) {
431         // Load one integer register's worth from the stack slot.
432         SDValue Load = DAG.getLoad(RegVT, dl, Store, StackPtr, NULL, 0,
433                                    false, false, 0);
434         // Store it to the final location.  Remember the store.
435         Stores.push_back(DAG.getStore(Load.getValue(1), dl, Load, Ptr,
436                                       ST->getSrcValue(), SVOffset + Offset,
437                                       ST->isVolatile(), ST->isNonTemporal(),
438                                       MinAlign(ST->getAlignment(), Offset)));
439         // Increment the pointers.
440         Offset += RegBytes;
441         StackPtr = DAG.getNode(ISD::ADD, dl, StackPtr.getValueType(), StackPtr,
442                                Increment);
443         Ptr = DAG.getNode(ISD::ADD, dl, Ptr.getValueType(), Ptr, Increment);
444       }
445
446       // The last store may be partial.  Do a truncating store.  On big-endian
447       // machines this requires an extending load from the stack slot to ensure
448       // that the bits are in the right place.
449       EVT MemVT = EVT::getIntegerVT(*DAG.getContext(), 8 * (StoredBytes - Offset));
450
451       // Load from the stack slot.
452       SDValue Load = DAG.getExtLoad(ISD::EXTLOAD, dl, RegVT, Store, StackPtr,
453                                     NULL, 0, MemVT, false, false, 0);
454
455       Stores.push_back(DAG.getTruncStore(Load.getValue(1), dl, Load, Ptr,
456                                          ST->getSrcValue(), SVOffset + Offset,
457                                          MemVT, ST->isVolatile(),
458                                          ST->isNonTemporal(),
459                                          MinAlign(ST->getAlignment(), Offset)));
460       // The order of the stores doesn't matter - say it with a TokenFactor.
461       return DAG.getNode(ISD::TokenFactor, dl, MVT::Other, &Stores[0],
462                          Stores.size());
463     }
464   }
465   assert(ST->getMemoryVT().isInteger() &&
466          !ST->getMemoryVT().isVector() &&
467          "Unaligned store of unknown type.");
468   // Get the half-size VT
469   EVT NewStoredVT = ST->getMemoryVT().getHalfSizedIntegerVT(*DAG.getContext());
470   int NumBits = NewStoredVT.getSizeInBits();
471   int IncrementSize = NumBits / 8;
472
473   // Divide the stored value in two parts.
474   SDValue ShiftAmount = DAG.getConstant(NumBits, TLI.getShiftAmountTy());
475   SDValue Lo = Val;
476   SDValue Hi = DAG.getNode(ISD::SRL, dl, VT, Val, ShiftAmount);
477
478   // Store the two parts
479   SDValue Store1, Store2;
480   Store1 = DAG.getTruncStore(Chain, dl, TLI.isLittleEndian()?Lo:Hi, Ptr,
481                              ST->getSrcValue(), SVOffset, NewStoredVT,
482                              ST->isVolatile(), ST->isNonTemporal(), Alignment);
483   Ptr = DAG.getNode(ISD::ADD, dl, Ptr.getValueType(), Ptr,
484                     DAG.getConstant(IncrementSize, TLI.getPointerTy()));
485   Alignment = MinAlign(Alignment, IncrementSize);
486   Store2 = DAG.getTruncStore(Chain, dl, TLI.isLittleEndian()?Hi:Lo, Ptr,
487                              ST->getSrcValue(), SVOffset + IncrementSize,
488                              NewStoredVT, ST->isVolatile(), ST->isNonTemporal(),
489                              Alignment);
490
491   return DAG.getNode(ISD::TokenFactor, dl, MVT::Other, Store1, Store2);
492 }
493
494 /// ExpandUnalignedLoad - Expands an unaligned load to 2 half-size loads.
495 static
496 SDValue ExpandUnalignedLoad(LoadSDNode *LD, SelectionDAG &DAG,
497                             const TargetLowering &TLI) {
498   int SVOffset = LD->getSrcValueOffset();
499   SDValue Chain = LD->getChain();
500   SDValue Ptr = LD->getBasePtr();
501   EVT VT = LD->getValueType(0);
502   EVT LoadedVT = LD->getMemoryVT();
503   DebugLoc dl = LD->getDebugLoc();
504   if (VT.isFloatingPoint() || VT.isVector()) {
505     EVT intVT = EVT::getIntegerVT(*DAG.getContext(), LoadedVT.getSizeInBits());
506     if (TLI.isTypeLegal(intVT)) {
507       // Expand to a (misaligned) integer load of the same size,
508       // then bitconvert to floating point or vector.
509       SDValue newLoad = DAG.getLoad(intVT, dl, Chain, Ptr, LD->getSrcValue(),
510                                     SVOffset, LD->isVolatile(),
511                                     LD->isNonTemporal(), LD->getAlignment());
512       SDValue Result = DAG.getNode(ISD::BIT_CONVERT, dl, LoadedVT, newLoad);
513       if (VT.isFloatingPoint() && LoadedVT != VT)
514         Result = DAG.getNode(ISD::FP_EXTEND, dl, VT, Result);
515
516       SDValue Ops[] = { Result, Chain };
517       return DAG.getMergeValues(Ops, 2, dl);
518     } else {
519       // Copy the value to a (aligned) stack slot using (unaligned) integer
520       // loads and stores, then do a (aligned) load from the stack slot.
521       EVT RegVT = TLI.getRegisterType(*DAG.getContext(), intVT);
522       unsigned LoadedBytes = LoadedVT.getSizeInBits() / 8;
523       unsigned RegBytes = RegVT.getSizeInBits() / 8;
524       unsigned NumRegs = (LoadedBytes + RegBytes - 1) / RegBytes;
525
526       // Make sure the stack slot is also aligned for the register type.
527       SDValue StackBase = DAG.CreateStackTemporary(LoadedVT, RegVT);
528
529       SDValue Increment = DAG.getConstant(RegBytes, TLI.getPointerTy());
530       SmallVector<SDValue, 8> Stores;
531       SDValue StackPtr = StackBase;
532       unsigned Offset = 0;
533
534       // Do all but one copies using the full register width.
535       for (unsigned i = 1; i < NumRegs; i++) {
536         // Load one integer register's worth from the original location.
537         SDValue Load = DAG.getLoad(RegVT, dl, Chain, Ptr, LD->getSrcValue(),
538                                    SVOffset + Offset, LD->isVolatile(),
539                                    LD->isNonTemporal(),
540                                    MinAlign(LD->getAlignment(), Offset));
541         // Follow the load with a store to the stack slot.  Remember the store.
542         Stores.push_back(DAG.getStore(Load.getValue(1), dl, Load, StackPtr,
543                                       NULL, 0, false, false, 0));
544         // Increment the pointers.
545         Offset += RegBytes;
546         Ptr = DAG.getNode(ISD::ADD, dl, Ptr.getValueType(), Ptr, Increment);
547         StackPtr = DAG.getNode(ISD::ADD, dl, StackPtr.getValueType(), StackPtr,
548                                Increment);
549       }
550
551       // The last copy may be partial.  Do an extending load.
552       EVT MemVT = EVT::getIntegerVT(*DAG.getContext(), 8 * (LoadedBytes - Offset));
553       SDValue Load = DAG.getExtLoad(ISD::EXTLOAD, dl, RegVT, Chain, Ptr,
554                                     LD->getSrcValue(), SVOffset + Offset,
555                                     MemVT, LD->isVolatile(),
556                                     LD->isNonTemporal(),
557                                     MinAlign(LD->getAlignment(), Offset));
558       // Follow the load with a store to the stack slot.  Remember the store.
559       // On big-endian machines this requires a truncating store to ensure
560       // that the bits end up in the right place.
561       Stores.push_back(DAG.getTruncStore(Load.getValue(1), dl, Load, StackPtr,
562                                          NULL, 0, MemVT, false, false, 0));
563
564       // The order of the stores doesn't matter - say it with a TokenFactor.
565       SDValue TF = DAG.getNode(ISD::TokenFactor, dl, MVT::Other, &Stores[0],
566                                Stores.size());
567
568       // Finally, perform the original load only redirected to the stack slot.
569       Load = DAG.getExtLoad(LD->getExtensionType(), dl, VT, TF, StackBase,
570                             NULL, 0, LoadedVT, false, false, 0);
571
572       // Callers expect a MERGE_VALUES node.
573       SDValue Ops[] = { Load, TF };
574       return DAG.getMergeValues(Ops, 2, dl);
575     }
576   }
577   assert(LoadedVT.isInteger() && !LoadedVT.isVector() &&
578          "Unaligned load of unsupported type.");
579
580   // Compute the new VT that is half the size of the old one.  This is an
581   // integer MVT.
582   unsigned NumBits = LoadedVT.getSizeInBits();
583   EVT NewLoadedVT;
584   NewLoadedVT = EVT::getIntegerVT(*DAG.getContext(), NumBits/2);
585   NumBits >>= 1;
586
587   unsigned Alignment = LD->getAlignment();
588   unsigned IncrementSize = NumBits / 8;
589   ISD::LoadExtType HiExtType = LD->getExtensionType();
590
591   // If the original load is NON_EXTLOAD, the hi part load must be ZEXTLOAD.
592   if (HiExtType == ISD::NON_EXTLOAD)
593     HiExtType = ISD::ZEXTLOAD;
594
595   // Load the value in two parts
596   SDValue Lo, Hi;
597   if (TLI.isLittleEndian()) {
598     Lo = DAG.getExtLoad(ISD::ZEXTLOAD, dl, VT, Chain, Ptr, LD->getSrcValue(),
599                         SVOffset, NewLoadedVT, LD->isVolatile(),
600                         LD->isNonTemporal(), Alignment);
601     Ptr = DAG.getNode(ISD::ADD, dl, Ptr.getValueType(), Ptr,
602                       DAG.getConstant(IncrementSize, TLI.getPointerTy()));
603     Hi = DAG.getExtLoad(HiExtType, dl, VT, Chain, Ptr, LD->getSrcValue(),
604                         SVOffset + IncrementSize, NewLoadedVT, LD->isVolatile(),
605                         LD->isNonTemporal(), MinAlign(Alignment, IncrementSize));
606   } else {
607     Hi = DAG.getExtLoad(HiExtType, dl, VT, Chain, Ptr, LD->getSrcValue(),
608                         SVOffset, NewLoadedVT, LD->isVolatile(),
609                         LD->isNonTemporal(), Alignment);
610     Ptr = DAG.getNode(ISD::ADD, dl, Ptr.getValueType(), Ptr,
611                       DAG.getConstant(IncrementSize, TLI.getPointerTy()));
612     Lo = DAG.getExtLoad(ISD::ZEXTLOAD, dl, VT, Chain, Ptr, LD->getSrcValue(),
613                         SVOffset + IncrementSize, NewLoadedVT, LD->isVolatile(),
614                         LD->isNonTemporal(), MinAlign(Alignment, IncrementSize));
615   }
616
617   // aggregate the two parts
618   SDValue ShiftAmount = DAG.getConstant(NumBits, TLI.getShiftAmountTy());
619   SDValue Result = DAG.getNode(ISD::SHL, dl, VT, Hi, ShiftAmount);
620   Result = DAG.getNode(ISD::OR, dl, VT, Result, Lo);
621
622   SDValue TF = DAG.getNode(ISD::TokenFactor, dl, MVT::Other, Lo.getValue(1),
623                              Hi.getValue(1));
624
625   SDValue Ops[] = { Result, TF };
626   return DAG.getMergeValues(Ops, 2, dl);
627 }
628
629 /// PerformInsertVectorEltInMemory - Some target cannot handle a variable
630 /// insertion index for the INSERT_VECTOR_ELT instruction.  In this case, it
631 /// is necessary to spill the vector being inserted into to memory, perform
632 /// the insert there, and then read the result back.
633 SDValue SelectionDAGLegalize::
634 PerformInsertVectorEltInMemory(SDValue Vec, SDValue Val, SDValue Idx,
635                                DebugLoc dl) {
636   SDValue Tmp1 = Vec;
637   SDValue Tmp2 = Val;
638   SDValue Tmp3 = Idx;
639
640   // If the target doesn't support this, we have to spill the input vector
641   // to a temporary stack slot, update the element, then reload it.  This is
642   // badness.  We could also load the value into a vector register (either
643   // with a "move to register" or "extload into register" instruction, then
644   // permute it into place, if the idx is a constant and if the idx is
645   // supported by the target.
646   EVT VT    = Tmp1.getValueType();
647   EVT EltVT = VT.getVectorElementType();
648   EVT IdxVT = Tmp3.getValueType();
649   EVT PtrVT = TLI.getPointerTy();
650   SDValue StackPtr = DAG.CreateStackTemporary(VT);
651
652   int SPFI = cast<FrameIndexSDNode>(StackPtr.getNode())->getIndex();
653
654   // Store the vector.
655   SDValue Ch = DAG.getStore(DAG.getEntryNode(), dl, Tmp1, StackPtr,
656                             PseudoSourceValue::getFixedStack(SPFI), 0,
657                             false, false, 0);
658
659   // Truncate or zero extend offset to target pointer type.
660   unsigned CastOpc = IdxVT.bitsGT(PtrVT) ? ISD::TRUNCATE : ISD::ZERO_EXTEND;
661   Tmp3 = DAG.getNode(CastOpc, dl, PtrVT, Tmp3);
662   // Add the offset to the index.
663   unsigned EltSize = TLI.getTargetData()->
664     getTypeAllocSize(EltVT.getTypeForEVT(*DAG.getContext()));
665   Tmp3 = DAG.getNode(ISD::MUL, dl, IdxVT, Tmp3,DAG.getConstant(EltSize, IdxVT));
666   SDValue StackPtr2 = DAG.getNode(ISD::ADD, dl, IdxVT, Tmp3, StackPtr);
667   // Store the scalar value.
668   Ch = DAG.getTruncStore(Ch, dl, Tmp2, StackPtr2,
669                          PseudoSourceValue::getFixedStack(SPFI), 0, EltVT,
670                          false, false, 0);
671   // Load the updated vector.
672   return DAG.getLoad(VT, dl, Ch, StackPtr,
673                      PseudoSourceValue::getFixedStack(SPFI), 0,
674                      false, false, 0);
675 }
676
677
678 SDValue SelectionDAGLegalize::
679 ExpandINSERT_VECTOR_ELT(SDValue Vec, SDValue Val, SDValue Idx, DebugLoc dl) {
680   if (ConstantSDNode *InsertPos = dyn_cast<ConstantSDNode>(Idx)) {
681     // SCALAR_TO_VECTOR requires that the type of the value being inserted
682     // match the element type of the vector being created, except for
683     // integers in which case the inserted value can be over width.
684     EVT EltVT = Vec.getValueType().getVectorElementType();
685     if (Val.getValueType() == EltVT ||
686         (EltVT.isInteger() && Val.getValueType().bitsGE(EltVT))) {
687       SDValue ScVec = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl,
688                                   Vec.getValueType(), Val);
689
690       unsigned NumElts = Vec.getValueType().getVectorNumElements();
691       // We generate a shuffle of InVec and ScVec, so the shuffle mask
692       // should be 0,1,2,3,4,5... with the appropriate element replaced with
693       // elt 0 of the RHS.
694       SmallVector<int, 8> ShufOps;
695       for (unsigned i = 0; i != NumElts; ++i)
696         ShufOps.push_back(i != InsertPos->getZExtValue() ? i : NumElts);
697
698       return DAG.getVectorShuffle(Vec.getValueType(), dl, Vec, ScVec,
699                                   &ShufOps[0]);
700     }
701   }
702   return PerformInsertVectorEltInMemory(Vec, Val, Idx, dl);
703 }
704
705 SDValue SelectionDAGLegalize::OptimizeFloatStore(StoreSDNode* ST) {
706   // Turn 'store float 1.0, Ptr' -> 'store int 0x12345678, Ptr'
707   // FIXME: We shouldn't do this for TargetConstantFP's.
708   // FIXME: move this to the DAG Combiner!  Note that we can't regress due
709   // to phase ordering between legalized code and the dag combiner.  This
710   // probably means that we need to integrate dag combiner and legalizer
711   // together.
712   // We generally can't do this one for long doubles.
713   SDValue Tmp1 = ST->getChain();
714   SDValue Tmp2 = ST->getBasePtr();
715   SDValue Tmp3;
716   int SVOffset = ST->getSrcValueOffset();
717   unsigned Alignment = ST->getAlignment();
718   bool isVolatile = ST->isVolatile();
719   bool isNonTemporal = ST->isNonTemporal();
720   DebugLoc dl = ST->getDebugLoc();
721   if (ConstantFPSDNode *CFP = dyn_cast<ConstantFPSDNode>(ST->getValue())) {
722     if (CFP->getValueType(0) == MVT::f32 &&
723         getTypeAction(MVT::i32) == Legal) {
724       Tmp3 = DAG.getConstant(CFP->getValueAPF().
725                                       bitcastToAPInt().zextOrTrunc(32),
726                               MVT::i32);
727       return DAG.getStore(Tmp1, dl, Tmp3, Tmp2, ST->getSrcValue(),
728                           SVOffset, isVolatile, isNonTemporal, Alignment);
729     } else if (CFP->getValueType(0) == MVT::f64) {
730       // If this target supports 64-bit registers, do a single 64-bit store.
731       if (getTypeAction(MVT::i64) == Legal) {
732         Tmp3 = DAG.getConstant(CFP->getValueAPF().bitcastToAPInt().
733                                   zextOrTrunc(64), MVT::i64);
734         return DAG.getStore(Tmp1, dl, Tmp3, Tmp2, ST->getSrcValue(),
735                             SVOffset, isVolatile, isNonTemporal, Alignment);
736       } else if (getTypeAction(MVT::i32) == Legal && !ST->isVolatile()) {
737         // Otherwise, if the target supports 32-bit registers, use 2 32-bit
738         // stores.  If the target supports neither 32- nor 64-bits, this
739         // xform is certainly not worth it.
740         const APInt &IntVal =CFP->getValueAPF().bitcastToAPInt();
741         SDValue Lo = DAG.getConstant(APInt(IntVal).trunc(32), MVT::i32);
742         SDValue Hi = DAG.getConstant(IntVal.lshr(32).trunc(32), MVT::i32);
743         if (TLI.isBigEndian()) std::swap(Lo, Hi);
744
745         Lo = DAG.getStore(Tmp1, dl, Lo, Tmp2, ST->getSrcValue(),
746                           SVOffset, isVolatile, isNonTemporal, Alignment);
747         Tmp2 = DAG.getNode(ISD::ADD, dl, Tmp2.getValueType(), Tmp2,
748                             DAG.getIntPtrConstant(4));
749         Hi = DAG.getStore(Tmp1, dl, Hi, Tmp2, ST->getSrcValue(), SVOffset+4,
750                           isVolatile, isNonTemporal, MinAlign(Alignment, 4U));
751
752         return DAG.getNode(ISD::TokenFactor, dl, MVT::Other, Lo, Hi);
753       }
754     }
755   }
756   return SDValue();
757 }
758
759 /// LegalizeOp - We know that the specified value has a legal type, and
760 /// that its operands are legal.  Now ensure that the operation itself
761 /// is legal, recursively ensuring that the operands' operations remain
762 /// legal.
763 SDValue SelectionDAGLegalize::LegalizeOp(SDValue Op) {
764   if (Op.getOpcode() == ISD::TargetConstant) // Allow illegal target nodes.
765     return Op;
766
767   SDNode *Node = Op.getNode();
768   DebugLoc dl = Node->getDebugLoc();
769
770   for (unsigned i = 0, e = Node->getNumValues(); i != e; ++i)
771     assert(getTypeAction(Node->getValueType(i)) == Legal &&
772            "Unexpected illegal type!");
773
774   for (unsigned i = 0, e = Node->getNumOperands(); i != e; ++i)
775     assert((isTypeLegal(Node->getOperand(i).getValueType()) || 
776             Node->getOperand(i).getOpcode() == ISD::TargetConstant) &&
777            "Unexpected illegal type!");
778
779   // Note that LegalizeOp may be reentered even from single-use nodes, which
780   // means that we always must cache transformed nodes.
781   DenseMap<SDValue, SDValue>::iterator I = LegalizedNodes.find(Op);
782   if (I != LegalizedNodes.end()) return I->second;
783
784   SDValue Tmp1, Tmp2, Tmp3, Tmp4;
785   SDValue Result = Op;
786   bool isCustom = false;
787
788   // Figure out the correct action; the way to query this varies by opcode
789   TargetLowering::LegalizeAction Action;
790   bool SimpleFinishLegalizing = true;
791   switch (Node->getOpcode()) {
792   case ISD::INTRINSIC_W_CHAIN:
793   case ISD::INTRINSIC_WO_CHAIN:
794   case ISD::INTRINSIC_VOID:
795   case ISD::VAARG:
796   case ISD::STACKSAVE:
797     Action = TLI.getOperationAction(Node->getOpcode(), MVT::Other);
798     break;
799   case ISD::SINT_TO_FP:
800   case ISD::UINT_TO_FP:
801   case ISD::EXTRACT_VECTOR_ELT:
802     Action = TLI.getOperationAction(Node->getOpcode(),
803                                     Node->getOperand(0).getValueType());
804     break;
805   case ISD::FP_ROUND_INREG:
806   case ISD::SIGN_EXTEND_INREG: {
807     EVT InnerType = cast<VTSDNode>(Node->getOperand(1))->getVT();
808     Action = TLI.getOperationAction(Node->getOpcode(), InnerType);
809     break;
810   }
811   case ISD::SELECT_CC:
812   case ISD::SETCC:
813   case ISD::BR_CC: {
814     unsigned CCOperand = Node->getOpcode() == ISD::SELECT_CC ? 4 :
815                          Node->getOpcode() == ISD::SETCC ? 2 : 1;
816     unsigned CompareOperand = Node->getOpcode() == ISD::BR_CC ? 2 : 0;
817     EVT OpVT = Node->getOperand(CompareOperand).getValueType();
818     ISD::CondCode CCCode =
819         cast<CondCodeSDNode>(Node->getOperand(CCOperand))->get();
820     Action = TLI.getCondCodeAction(CCCode, OpVT);
821     if (Action == TargetLowering::Legal) {
822       if (Node->getOpcode() == ISD::SELECT_CC)
823         Action = TLI.getOperationAction(Node->getOpcode(),
824                                         Node->getValueType(0));
825       else
826         Action = TLI.getOperationAction(Node->getOpcode(), OpVT);
827     }
828     break;
829   }
830   case ISD::LOAD:
831   case ISD::STORE:
832     // FIXME: Model these properly.  LOAD and STORE are complicated, and
833     // STORE expects the unlegalized operand in some cases.
834     SimpleFinishLegalizing = false;
835     break;
836   case ISD::CALLSEQ_START:
837   case ISD::CALLSEQ_END:
838     // FIXME: This shouldn't be necessary.  These nodes have special properties
839     // dealing with the recursive nature of legalization.  Removing this
840     // special case should be done as part of making LegalizeDAG non-recursive.
841     SimpleFinishLegalizing = false;
842     break;
843   case ISD::EXTRACT_ELEMENT:
844   case ISD::FLT_ROUNDS_:
845   case ISD::SADDO:
846   case ISD::SSUBO:
847   case ISD::UADDO:
848   case ISD::USUBO:
849   case ISD::SMULO:
850   case ISD::UMULO:
851   case ISD::FPOWI:
852   case ISD::MERGE_VALUES:
853   case ISD::EH_RETURN:
854   case ISD::FRAME_TO_ARGS_OFFSET:
855     // These operations lie about being legal: when they claim to be legal,
856     // they should actually be expanded.
857     Action = TLI.getOperationAction(Node->getOpcode(), Node->getValueType(0));
858     if (Action == TargetLowering::Legal)
859       Action = TargetLowering::Expand;
860     break;
861   case ISD::TRAMPOLINE:
862   case ISD::FRAMEADDR:
863   case ISD::RETURNADDR:
864     // These operations lie about being legal: when they claim to be legal,
865     // they should actually be custom-lowered.
866     Action = TLI.getOperationAction(Node->getOpcode(), Node->getValueType(0));
867     if (Action == TargetLowering::Legal)
868       Action = TargetLowering::Custom;
869     break;
870   case ISD::BUILD_VECTOR:
871     // A weird case: legalization for BUILD_VECTOR never legalizes the
872     // operands!
873     // FIXME: This really sucks... changing it isn't semantically incorrect,
874     // but it massively pessimizes the code for floating-point BUILD_VECTORs
875     // because ConstantFP operands get legalized into constant pool loads
876     // before the BUILD_VECTOR code can see them.  It doesn't usually bite,
877     // though, because BUILD_VECTORS usually get lowered into other nodes
878     // which get legalized properly.
879     SimpleFinishLegalizing = false;
880     break;
881   default:
882     if (Node->getOpcode() >= ISD::BUILTIN_OP_END) {
883       Action = TargetLowering::Legal;
884     } else {
885       Action = TLI.getOperationAction(Node->getOpcode(), Node->getValueType(0));
886     }
887     break;
888   }
889
890   if (SimpleFinishLegalizing) {
891     SmallVector<SDValue, 8> Ops, ResultVals;
892     for (unsigned i = 0, e = Node->getNumOperands(); i != e; ++i)
893       Ops.push_back(LegalizeOp(Node->getOperand(i)));
894     switch (Node->getOpcode()) {
895     default: break;
896     case ISD::BR:
897     case ISD::BRIND:
898     case ISD::BR_JT:
899     case ISD::BR_CC:
900     case ISD::BRCOND:
901       // Branches tweak the chain to include LastCALLSEQ_END
902       Ops[0] = DAG.getNode(ISD::TokenFactor, dl, MVT::Other, Ops[0],
903                             LastCALLSEQ_END);
904       Ops[0] = LegalizeOp(Ops[0]);
905       LastCALLSEQ_END = DAG.getEntryNode();
906       break;
907     case ISD::SHL:
908     case ISD::SRL:
909     case ISD::SRA:
910     case ISD::ROTL:
911     case ISD::ROTR:
912       // Legalizing shifts/rotates requires adjusting the shift amount
913       // to the appropriate width.
914       if (!Ops[1].getValueType().isVector())
915         Ops[1] = LegalizeOp(DAG.getShiftAmountOperand(Ops[1]));
916       break;
917     case ISD::SRL_PARTS:
918     case ISD::SRA_PARTS:
919     case ISD::SHL_PARTS:
920       // Legalizing shifts/rotates requires adjusting the shift amount
921       // to the appropriate width.
922       if (!Ops[2].getValueType().isVector())
923         Ops[2] = LegalizeOp(DAG.getShiftAmountOperand(Ops[2]));
924       break;
925     }
926
927     Result = DAG.UpdateNodeOperands(Result.getValue(0), Ops.data(),
928                                     Ops.size());
929     switch (Action) {
930     case TargetLowering::Legal:
931       for (unsigned i = 0, e = Node->getNumValues(); i != e; ++i)
932         ResultVals.push_back(Result.getValue(i));
933       break;
934     case TargetLowering::Custom:
935       // FIXME: The handling for custom lowering with multiple results is
936       // a complete mess.
937       Tmp1 = TLI.LowerOperation(Result, DAG);
938       if (Tmp1.getNode()) {
939         for (unsigned i = 0, e = Node->getNumValues(); i != e; ++i) {
940           if (e == 1)
941             ResultVals.push_back(Tmp1);
942           else
943             ResultVals.push_back(Tmp1.getValue(i));
944         }
945         break;
946       }
947
948       // FALL THROUGH
949     case TargetLowering::Expand:
950       ExpandNode(Result.getNode(), ResultVals);
951       break;
952     case TargetLowering::Promote:
953       PromoteNode(Result.getNode(), ResultVals);
954       break;
955     }
956     if (!ResultVals.empty()) {
957       for (unsigned i = 0, e = ResultVals.size(); i != e; ++i) {
958         if (ResultVals[i] != SDValue(Node, i))
959           ResultVals[i] = LegalizeOp(ResultVals[i]);
960         AddLegalizedOperand(SDValue(Node, i), ResultVals[i]);
961       }
962       return ResultVals[Op.getResNo()];
963     }
964   }
965
966   switch (Node->getOpcode()) {
967   default:
968 #ifndef NDEBUG
969     dbgs() << "NODE: ";
970     Node->dump( &DAG);
971     dbgs() << "\n";
972 #endif
973     llvm_unreachable("Do not know how to legalize this operator!");
974
975   case ISD::BUILD_VECTOR:
976     switch (TLI.getOperationAction(ISD::BUILD_VECTOR, Node->getValueType(0))) {
977     default: llvm_unreachable("This action is not supported yet!");
978     case TargetLowering::Custom:
979       Tmp3 = TLI.LowerOperation(Result, DAG);
980       if (Tmp3.getNode()) {
981         Result = Tmp3;
982         break;
983       }
984       // FALLTHROUGH
985     case TargetLowering::Expand:
986       Result = ExpandBUILD_VECTOR(Result.getNode());
987       break;
988     }
989     break;
990   case ISD::CALLSEQ_START: {
991     SDNode *CallEnd = FindCallEndFromCallStart(Node);
992
993     // Recursively Legalize all of the inputs of the call end that do not lead
994     // to this call start.  This ensures that any libcalls that need be inserted
995     // are inserted *before* the CALLSEQ_START.
996     {SmallPtrSet<SDNode*, 32> NodesLeadingTo;
997     for (unsigned i = 0, e = CallEnd->getNumOperands(); i != e; ++i)
998       LegalizeAllNodesNotLeadingTo(CallEnd->getOperand(i).getNode(), Node,
999                                    NodesLeadingTo);
1000     }
1001
1002     // Now that we legalized all of the inputs (which may have inserted
1003     // libcalls) create the new CALLSEQ_START node.
1004     Tmp1 = LegalizeOp(Node->getOperand(0));  // Legalize the chain.
1005
1006     // Merge in the last call, to ensure that this call start after the last
1007     // call ended.
1008     if (LastCALLSEQ_END.getOpcode() != ISD::EntryToken) {
1009       Tmp1 = DAG.getNode(ISD::TokenFactor, dl, MVT::Other,
1010                          Tmp1, LastCALLSEQ_END);
1011       Tmp1 = LegalizeOp(Tmp1);
1012     }
1013
1014     // Do not try to legalize the target-specific arguments (#1+).
1015     if (Tmp1 != Node->getOperand(0)) {
1016       SmallVector<SDValue, 8> Ops(Node->op_begin(), Node->op_end());
1017       Ops[0] = Tmp1;
1018       Result = DAG.UpdateNodeOperands(Result, &Ops[0], Ops.size());
1019     }
1020
1021     // Remember that the CALLSEQ_START is legalized.
1022     AddLegalizedOperand(Op.getValue(0), Result);
1023     if (Node->getNumValues() == 2)    // If this has a flag result, remember it.
1024       AddLegalizedOperand(Op.getValue(1), Result.getValue(1));
1025
1026     // Now that the callseq_start and all of the non-call nodes above this call
1027     // sequence have been legalized, legalize the call itself.  During this
1028     // process, no libcalls can/will be inserted, guaranteeing that no calls
1029     // can overlap.
1030     assert(!IsLegalizingCall && "Inconsistent sequentialization of calls!");
1031     // Note that we are selecting this call!
1032     LastCALLSEQ_END = SDValue(CallEnd, 0);
1033     IsLegalizingCall = true;
1034
1035     // Legalize the call, starting from the CALLSEQ_END.
1036     LegalizeOp(LastCALLSEQ_END);
1037     assert(!IsLegalizingCall && "CALLSEQ_END should have cleared this!");
1038     return Result;
1039   }
1040   case ISD::CALLSEQ_END:
1041     // If the CALLSEQ_START node hasn't been legalized first, legalize it.  This
1042     // will cause this node to be legalized as well as handling libcalls right.
1043     if (LastCALLSEQ_END.getNode() != Node) {
1044       LegalizeOp(SDValue(FindCallStartFromCallEnd(Node), 0));
1045       DenseMap<SDValue, SDValue>::iterator I = LegalizedNodes.find(Op);
1046       assert(I != LegalizedNodes.end() &&
1047              "Legalizing the call start should have legalized this node!");
1048       return I->second;
1049     }
1050
1051     // Otherwise, the call start has been legalized and everything is going
1052     // according to plan.  Just legalize ourselves normally here.
1053     Tmp1 = LegalizeOp(Node->getOperand(0));  // Legalize the chain.
1054     // Do not try to legalize the target-specific arguments (#1+), except for
1055     // an optional flag input.
1056     if (Node->getOperand(Node->getNumOperands()-1).getValueType() != MVT::Flag){
1057       if (Tmp1 != Node->getOperand(0)) {
1058         SmallVector<SDValue, 8> Ops(Node->op_begin(), Node->op_end());
1059         Ops[0] = Tmp1;
1060         Result = DAG.UpdateNodeOperands(Result, &Ops[0], Ops.size());
1061       }
1062     } else {
1063       Tmp2 = LegalizeOp(Node->getOperand(Node->getNumOperands()-1));
1064       if (Tmp1 != Node->getOperand(0) ||
1065           Tmp2 != Node->getOperand(Node->getNumOperands()-1)) {
1066         SmallVector<SDValue, 8> Ops(Node->op_begin(), Node->op_end());
1067         Ops[0] = Tmp1;
1068         Ops.back() = Tmp2;
1069         Result = DAG.UpdateNodeOperands(Result, &Ops[0], Ops.size());
1070       }
1071     }
1072     assert(IsLegalizingCall && "Call sequence imbalance between start/end?");
1073     // This finishes up call legalization.
1074     IsLegalizingCall = false;
1075
1076     // If the CALLSEQ_END node has a flag, remember that we legalized it.
1077     AddLegalizedOperand(SDValue(Node, 0), Result.getValue(0));
1078     if (Node->getNumValues() == 2)
1079       AddLegalizedOperand(SDValue(Node, 1), Result.getValue(1));
1080     return Result.getValue(Op.getResNo());
1081   case ISD::LOAD: {
1082     LoadSDNode *LD = cast<LoadSDNode>(Node);
1083     Tmp1 = LegalizeOp(LD->getChain());   // Legalize the chain.
1084     Tmp2 = LegalizeOp(LD->getBasePtr()); // Legalize the base pointer.
1085
1086     ISD::LoadExtType ExtType = LD->getExtensionType();
1087     if (ExtType == ISD::NON_EXTLOAD) {
1088       EVT VT = Node->getValueType(0);
1089       Result = DAG.UpdateNodeOperands(Result, Tmp1, Tmp2, LD->getOffset());
1090       Tmp3 = Result.getValue(0);
1091       Tmp4 = Result.getValue(1);
1092
1093       switch (TLI.getOperationAction(Node->getOpcode(), VT)) {
1094       default: llvm_unreachable("This action is not supported yet!");
1095       case TargetLowering::Legal:
1096         // If this is an unaligned load and the target doesn't support it,
1097         // expand it.
1098         if (!TLI.allowsUnalignedMemoryAccesses(LD->getMemoryVT())) {
1099           const Type *Ty = LD->getMemoryVT().getTypeForEVT(*DAG.getContext());
1100           unsigned ABIAlignment = TLI.getTargetData()->getABITypeAlignment(Ty);
1101           if (LD->getAlignment() < ABIAlignment){
1102             Result = ExpandUnalignedLoad(cast<LoadSDNode>(Result.getNode()), 
1103                                          DAG, TLI);
1104             Tmp3 = Result.getOperand(0);
1105             Tmp4 = Result.getOperand(1);
1106             Tmp3 = LegalizeOp(Tmp3);
1107             Tmp4 = LegalizeOp(Tmp4);
1108           }
1109         }
1110         break;
1111       case TargetLowering::Custom:
1112         Tmp1 = TLI.LowerOperation(Tmp3, DAG);
1113         if (Tmp1.getNode()) {
1114           Tmp3 = LegalizeOp(Tmp1);
1115           Tmp4 = LegalizeOp(Tmp1.getValue(1));
1116         }
1117         break;
1118       case TargetLowering::Promote: {
1119         // Only promote a load of vector type to another.
1120         assert(VT.isVector() && "Cannot promote this load!");
1121         // Change base type to a different vector type.
1122         EVT NVT = TLI.getTypeToPromoteTo(Node->getOpcode(), VT);
1123
1124         Tmp1 = DAG.getLoad(NVT, dl, Tmp1, Tmp2, LD->getSrcValue(),
1125                            LD->getSrcValueOffset(),
1126                            LD->isVolatile(), LD->isNonTemporal(),
1127                            LD->getAlignment());
1128         Tmp3 = LegalizeOp(DAG.getNode(ISD::BIT_CONVERT, dl, VT, Tmp1));
1129         Tmp4 = LegalizeOp(Tmp1.getValue(1));
1130         break;
1131       }
1132       }
1133       // Since loads produce two values, make sure to remember that we
1134       // legalized both of them.
1135       AddLegalizedOperand(SDValue(Node, 0), Tmp3);
1136       AddLegalizedOperand(SDValue(Node, 1), Tmp4);
1137       return Op.getResNo() ? Tmp4 : Tmp3;
1138     } else {
1139       EVT SrcVT = LD->getMemoryVT();
1140       unsigned SrcWidth = SrcVT.getSizeInBits();
1141       int SVOffset = LD->getSrcValueOffset();
1142       unsigned Alignment = LD->getAlignment();
1143       bool isVolatile = LD->isVolatile();
1144       bool isNonTemporal = LD->isNonTemporal();
1145
1146       if (SrcWidth != SrcVT.getStoreSizeInBits() &&
1147           // Some targets pretend to have an i1 loading operation, and actually
1148           // load an i8.  This trick is correct for ZEXTLOAD because the top 7
1149           // bits are guaranteed to be zero; it helps the optimizers understand
1150           // that these bits are zero.  It is also useful for EXTLOAD, since it
1151           // tells the optimizers that those bits are undefined.  It would be
1152           // nice to have an effective generic way of getting these benefits...
1153           // Until such a way is found, don't insist on promoting i1 here.
1154           (SrcVT != MVT::i1 ||
1155            TLI.getLoadExtAction(ExtType, MVT::i1) == TargetLowering::Promote)) {
1156         // Promote to a byte-sized load if not loading an integral number of
1157         // bytes.  For example, promote EXTLOAD:i20 -> EXTLOAD:i24.
1158         unsigned NewWidth = SrcVT.getStoreSizeInBits();
1159         EVT NVT = EVT::getIntegerVT(*DAG.getContext(), NewWidth);
1160         SDValue Ch;
1161
1162         // The extra bits are guaranteed to be zero, since we stored them that
1163         // way.  A zext load from NVT thus automatically gives zext from SrcVT.
1164
1165         ISD::LoadExtType NewExtType =
1166           ExtType == ISD::ZEXTLOAD ? ISD::ZEXTLOAD : ISD::EXTLOAD;
1167
1168         Result = DAG.getExtLoad(NewExtType, dl, Node->getValueType(0),
1169                                 Tmp1, Tmp2, LD->getSrcValue(), SVOffset,
1170                                 NVT, isVolatile, isNonTemporal, Alignment);
1171
1172         Ch = Result.getValue(1); // The chain.
1173
1174         if (ExtType == ISD::SEXTLOAD)
1175           // Having the top bits zero doesn't help when sign extending.
1176           Result = DAG.getNode(ISD::SIGN_EXTEND_INREG, dl,
1177                                Result.getValueType(),
1178                                Result, DAG.getValueType(SrcVT));
1179         else if (ExtType == ISD::ZEXTLOAD || NVT == Result.getValueType())
1180           // All the top bits are guaranteed to be zero - inform the optimizers.
1181           Result = DAG.getNode(ISD::AssertZext, dl,
1182                                Result.getValueType(), Result,
1183                                DAG.getValueType(SrcVT));
1184
1185         Tmp1 = LegalizeOp(Result);
1186         Tmp2 = LegalizeOp(Ch);
1187       } else if (SrcWidth & (SrcWidth - 1)) {
1188         // If not loading a power-of-2 number of bits, expand as two loads.
1189         assert(!SrcVT.isVector() && "Unsupported extload!");
1190         unsigned RoundWidth = 1 << Log2_32(SrcWidth);
1191         assert(RoundWidth < SrcWidth);
1192         unsigned ExtraWidth = SrcWidth - RoundWidth;
1193         assert(ExtraWidth < RoundWidth);
1194         assert(!(RoundWidth % 8) && !(ExtraWidth % 8) &&
1195                "Load size not an integral number of bytes!");
1196         EVT RoundVT = EVT::getIntegerVT(*DAG.getContext(), RoundWidth);
1197         EVT ExtraVT = EVT::getIntegerVT(*DAG.getContext(), ExtraWidth);
1198         SDValue Lo, Hi, Ch;
1199         unsigned IncrementSize;
1200
1201         if (TLI.isLittleEndian()) {
1202           // EXTLOAD:i24 -> ZEXTLOAD:i16 | (shl EXTLOAD@+2:i8, 16)
1203           // Load the bottom RoundWidth bits.
1204           Lo = DAG.getExtLoad(ISD::ZEXTLOAD, dl,
1205                               Node->getValueType(0), Tmp1, Tmp2,
1206                               LD->getSrcValue(), SVOffset, RoundVT, isVolatile,
1207                               isNonTemporal, Alignment);
1208
1209           // Load the remaining ExtraWidth bits.
1210           IncrementSize = RoundWidth / 8;
1211           Tmp2 = DAG.getNode(ISD::ADD, dl, Tmp2.getValueType(), Tmp2,
1212                              DAG.getIntPtrConstant(IncrementSize));
1213           Hi = DAG.getExtLoad(ExtType, dl, Node->getValueType(0), Tmp1, Tmp2,
1214                               LD->getSrcValue(), SVOffset + IncrementSize,
1215                               ExtraVT, isVolatile, isNonTemporal,
1216                               MinAlign(Alignment, IncrementSize));
1217
1218           // Build a factor node to remember that this load is independent of the
1219           // other one.
1220           Ch = DAG.getNode(ISD::TokenFactor, dl, MVT::Other, Lo.getValue(1),
1221                            Hi.getValue(1));
1222
1223           // Move the top bits to the right place.
1224           Hi = DAG.getNode(ISD::SHL, dl, Hi.getValueType(), Hi,
1225                            DAG.getConstant(RoundWidth, TLI.getShiftAmountTy()));
1226
1227           // Join the hi and lo parts.
1228           Result = DAG.getNode(ISD::OR, dl, Node->getValueType(0), Lo, Hi);
1229         } else {
1230           // Big endian - avoid unaligned loads.
1231           // EXTLOAD:i24 -> (shl EXTLOAD:i16, 8) | ZEXTLOAD@+2:i8
1232           // Load the top RoundWidth bits.
1233           Hi = DAG.getExtLoad(ExtType, dl, Node->getValueType(0), Tmp1, Tmp2,
1234                               LD->getSrcValue(), SVOffset, RoundVT, isVolatile,
1235                               isNonTemporal, Alignment);
1236
1237           // Load the remaining ExtraWidth bits.
1238           IncrementSize = RoundWidth / 8;
1239           Tmp2 = DAG.getNode(ISD::ADD, dl, Tmp2.getValueType(), Tmp2,
1240                              DAG.getIntPtrConstant(IncrementSize));
1241           Lo = DAG.getExtLoad(ISD::ZEXTLOAD, dl,
1242                               Node->getValueType(0), Tmp1, Tmp2,
1243                               LD->getSrcValue(), SVOffset + IncrementSize,
1244                               ExtraVT, isVolatile, isNonTemporal,
1245                               MinAlign(Alignment, IncrementSize));
1246
1247           // Build a factor node to remember that this load is independent of the
1248           // other one.
1249           Ch = DAG.getNode(ISD::TokenFactor, dl, MVT::Other, Lo.getValue(1),
1250                            Hi.getValue(1));
1251
1252           // Move the top bits to the right place.
1253           Hi = DAG.getNode(ISD::SHL, dl, Hi.getValueType(), Hi,
1254                            DAG.getConstant(ExtraWidth, TLI.getShiftAmountTy()));
1255
1256           // Join the hi and lo parts.
1257           Result = DAG.getNode(ISD::OR, dl, Node->getValueType(0), Lo, Hi);
1258         }
1259
1260         Tmp1 = LegalizeOp(Result);
1261         Tmp2 = LegalizeOp(Ch);
1262       } else {
1263         switch (TLI.getLoadExtAction(ExtType, SrcVT)) {
1264         default: llvm_unreachable("This action is not supported yet!");
1265         case TargetLowering::Custom:
1266           isCustom = true;
1267           // FALLTHROUGH
1268         case TargetLowering::Legal:
1269           Result = DAG.UpdateNodeOperands(Result, Tmp1, Tmp2, LD->getOffset());
1270           Tmp1 = Result.getValue(0);
1271           Tmp2 = Result.getValue(1);
1272
1273           if (isCustom) {
1274             Tmp3 = TLI.LowerOperation(Result, DAG);
1275             if (Tmp3.getNode()) {
1276               Tmp1 = LegalizeOp(Tmp3);
1277               Tmp2 = LegalizeOp(Tmp3.getValue(1));
1278             }
1279           } else {
1280             // If this is an unaligned load and the target doesn't support it,
1281             // expand it.
1282             if (!TLI.allowsUnalignedMemoryAccesses(LD->getMemoryVT())) {
1283               const Type *Ty = LD->getMemoryVT().getTypeForEVT(*DAG.getContext());
1284               unsigned ABIAlignment = TLI.getTargetData()->getABITypeAlignment(Ty);
1285               if (LD->getAlignment() < ABIAlignment){
1286                 Result = ExpandUnalignedLoad(cast<LoadSDNode>(Result.getNode()), 
1287                                              DAG, TLI);
1288                 Tmp1 = Result.getOperand(0);
1289                 Tmp2 = Result.getOperand(1);
1290                 Tmp1 = LegalizeOp(Tmp1);
1291                 Tmp2 = LegalizeOp(Tmp2);
1292               }
1293             }
1294           }
1295           break;
1296         case TargetLowering::Expand:
1297           // f64 = EXTLOAD f32 should expand to LOAD, FP_EXTEND
1298           // f128 = EXTLOAD {f32,f64} too
1299           if ((SrcVT == MVT::f32 && (Node->getValueType(0) == MVT::f64 ||
1300                                      Node->getValueType(0) == MVT::f128)) ||
1301               (SrcVT == MVT::f64 && Node->getValueType(0) == MVT::f128)) {
1302             SDValue Load = DAG.getLoad(SrcVT, dl, Tmp1, Tmp2, LD->getSrcValue(),
1303                                        LD->getSrcValueOffset(),
1304                                        LD->isVolatile(), LD->isNonTemporal(),
1305                                        LD->getAlignment());
1306             Result = DAG.getNode(ISD::FP_EXTEND, dl,
1307                                  Node->getValueType(0), Load);
1308             Tmp1 = LegalizeOp(Result);  // Relegalize new nodes.
1309             Tmp2 = LegalizeOp(Load.getValue(1));
1310             break;
1311           }
1312           assert(ExtType != ISD::EXTLOAD &&"EXTLOAD should always be supported!");
1313           // Turn the unsupported load into an EXTLOAD followed by an explicit
1314           // zero/sign extend inreg.
1315           Result = DAG.getExtLoad(ISD::EXTLOAD, dl, Node->getValueType(0),
1316                                   Tmp1, Tmp2, LD->getSrcValue(),
1317                                   LD->getSrcValueOffset(), SrcVT,
1318                                   LD->isVolatile(), LD->isNonTemporal(),
1319                                   LD->getAlignment());
1320           SDValue ValRes;
1321           if (ExtType == ISD::SEXTLOAD)
1322             ValRes = DAG.getNode(ISD::SIGN_EXTEND_INREG, dl,
1323                                  Result.getValueType(),
1324                                  Result, DAG.getValueType(SrcVT));
1325           else
1326             ValRes = DAG.getZeroExtendInReg(Result, dl, SrcVT);
1327           Tmp1 = LegalizeOp(ValRes);  // Relegalize new nodes.
1328           Tmp2 = LegalizeOp(Result.getValue(1));  // Relegalize new nodes.
1329           break;
1330         }
1331       }
1332
1333       // Since loads produce two values, make sure to remember that we legalized
1334       // both of them.
1335       AddLegalizedOperand(SDValue(Node, 0), Tmp1);
1336       AddLegalizedOperand(SDValue(Node, 1), Tmp2);
1337       return Op.getResNo() ? Tmp2 : Tmp1;
1338     }
1339   }
1340   case ISD::STORE: {
1341     StoreSDNode *ST = cast<StoreSDNode>(Node);
1342     Tmp1 = LegalizeOp(ST->getChain());    // Legalize the chain.
1343     Tmp2 = LegalizeOp(ST->getBasePtr());  // Legalize the pointer.
1344     int SVOffset = ST->getSrcValueOffset();
1345     unsigned Alignment = ST->getAlignment();
1346     bool isVolatile = ST->isVolatile();
1347     bool isNonTemporal = ST->isNonTemporal();
1348
1349     if (!ST->isTruncatingStore()) {
1350       if (SDNode *OptStore = OptimizeFloatStore(ST).getNode()) {
1351         Result = SDValue(OptStore, 0);
1352         break;
1353       }
1354
1355       {
1356         Tmp3 = LegalizeOp(ST->getValue());
1357         Result = DAG.UpdateNodeOperands(Result, Tmp1, Tmp3, Tmp2,
1358                                         ST->getOffset());
1359
1360         EVT VT = Tmp3.getValueType();
1361         switch (TLI.getOperationAction(ISD::STORE, VT)) {
1362         default: llvm_unreachable("This action is not supported yet!");
1363         case TargetLowering::Legal:
1364           // If this is an unaligned store and the target doesn't support it,
1365           // expand it.
1366           if (!TLI.allowsUnalignedMemoryAccesses(ST->getMemoryVT())) {
1367             const Type *Ty = ST->getMemoryVT().getTypeForEVT(*DAG.getContext());
1368             unsigned ABIAlignment = TLI.getTargetData()->getABITypeAlignment(Ty);
1369             if (ST->getAlignment() < ABIAlignment)
1370               Result = ExpandUnalignedStore(cast<StoreSDNode>(Result.getNode()),
1371                                             DAG, TLI);
1372           }
1373           break;
1374         case TargetLowering::Custom:
1375           Tmp1 = TLI.LowerOperation(Result, DAG);
1376           if (Tmp1.getNode()) Result = Tmp1;
1377           break;
1378         case TargetLowering::Promote:
1379           assert(VT.isVector() && "Unknown legal promote case!");
1380           Tmp3 = DAG.getNode(ISD::BIT_CONVERT, dl,
1381                              TLI.getTypeToPromoteTo(ISD::STORE, VT), Tmp3);
1382           Result = DAG.getStore(Tmp1, dl, Tmp3, Tmp2,
1383                                 ST->getSrcValue(), SVOffset, isVolatile,
1384                                 isNonTemporal, Alignment);
1385           break;
1386         }
1387         break;
1388       }
1389     } else {
1390       Tmp3 = LegalizeOp(ST->getValue());
1391
1392       EVT StVT = ST->getMemoryVT();
1393       unsigned StWidth = StVT.getSizeInBits();
1394
1395       if (StWidth != StVT.getStoreSizeInBits()) {
1396         // Promote to a byte-sized store with upper bits zero if not
1397         // storing an integral number of bytes.  For example, promote
1398         // TRUNCSTORE:i1 X -> TRUNCSTORE:i8 (and X, 1)
1399         EVT NVT = EVT::getIntegerVT(*DAG.getContext(), StVT.getStoreSizeInBits());
1400         Tmp3 = DAG.getZeroExtendInReg(Tmp3, dl, StVT);
1401         Result = DAG.getTruncStore(Tmp1, dl, Tmp3, Tmp2, ST->getSrcValue(),
1402                                    SVOffset, NVT, isVolatile, isNonTemporal,
1403                                    Alignment);
1404       } else if (StWidth & (StWidth - 1)) {
1405         // If not storing a power-of-2 number of bits, expand as two stores.
1406         assert(!StVT.isVector() && "Unsupported truncstore!");
1407         unsigned RoundWidth = 1 << Log2_32(StWidth);
1408         assert(RoundWidth < StWidth);
1409         unsigned ExtraWidth = StWidth - RoundWidth;
1410         assert(ExtraWidth < RoundWidth);
1411         assert(!(RoundWidth % 8) && !(ExtraWidth % 8) &&
1412                "Store size not an integral number of bytes!");
1413         EVT RoundVT = EVT::getIntegerVT(*DAG.getContext(), RoundWidth);
1414         EVT ExtraVT = EVT::getIntegerVT(*DAG.getContext(), ExtraWidth);
1415         SDValue Lo, Hi;
1416         unsigned IncrementSize;
1417
1418         if (TLI.isLittleEndian()) {
1419           // TRUNCSTORE:i24 X -> TRUNCSTORE:i16 X, TRUNCSTORE@+2:i8 (srl X, 16)
1420           // Store the bottom RoundWidth bits.
1421           Lo = DAG.getTruncStore(Tmp1, dl, Tmp3, Tmp2, ST->getSrcValue(),
1422                                  SVOffset, RoundVT,
1423                                  isVolatile, isNonTemporal, Alignment);
1424
1425           // Store the remaining ExtraWidth bits.
1426           IncrementSize = RoundWidth / 8;
1427           Tmp2 = DAG.getNode(ISD::ADD, dl, Tmp2.getValueType(), Tmp2,
1428                              DAG.getIntPtrConstant(IncrementSize));
1429           Hi = DAG.getNode(ISD::SRL, dl, Tmp3.getValueType(), Tmp3,
1430                            DAG.getConstant(RoundWidth, TLI.getShiftAmountTy()));
1431           Hi = DAG.getTruncStore(Tmp1, dl, Hi, Tmp2, ST->getSrcValue(),
1432                                  SVOffset + IncrementSize, ExtraVT, isVolatile,
1433                                  isNonTemporal,
1434                                  MinAlign(Alignment, IncrementSize));
1435         } else {
1436           // Big endian - avoid unaligned stores.
1437           // TRUNCSTORE:i24 X -> TRUNCSTORE:i16 (srl X, 8), TRUNCSTORE@+2:i8 X
1438           // Store the top RoundWidth bits.
1439           Hi = DAG.getNode(ISD::SRL, dl, Tmp3.getValueType(), Tmp3,
1440                            DAG.getConstant(ExtraWidth, TLI.getShiftAmountTy()));
1441           Hi = DAG.getTruncStore(Tmp1, dl, Hi, Tmp2, ST->getSrcValue(),
1442                                  SVOffset, RoundVT, isVolatile, isNonTemporal,
1443                                  Alignment);
1444
1445           // Store the remaining ExtraWidth bits.
1446           IncrementSize = RoundWidth / 8;
1447           Tmp2 = DAG.getNode(ISD::ADD, dl, Tmp2.getValueType(), Tmp2,
1448                              DAG.getIntPtrConstant(IncrementSize));
1449           Lo = DAG.getTruncStore(Tmp1, dl, Tmp3, Tmp2, ST->getSrcValue(),
1450                                  SVOffset + IncrementSize, ExtraVT, isVolatile,
1451                                  isNonTemporal,
1452                                  MinAlign(Alignment, IncrementSize));
1453         }
1454
1455         // The order of the stores doesn't matter.
1456         Result = DAG.getNode(ISD::TokenFactor, dl, MVT::Other, Lo, Hi);
1457       } else {
1458         if (Tmp1 != ST->getChain() || Tmp3 != ST->getValue() ||
1459             Tmp2 != ST->getBasePtr())
1460           Result = DAG.UpdateNodeOperands(Result, Tmp1, Tmp3, Tmp2,
1461                                           ST->getOffset());
1462
1463         switch (TLI.getTruncStoreAction(ST->getValue().getValueType(), StVT)) {
1464         default: llvm_unreachable("This action is not supported yet!");
1465         case TargetLowering::Legal:
1466           // If this is an unaligned store and the target doesn't support it,
1467           // expand it.
1468           if (!TLI.allowsUnalignedMemoryAccesses(ST->getMemoryVT())) {
1469             const Type *Ty = ST->getMemoryVT().getTypeForEVT(*DAG.getContext());
1470             unsigned ABIAlignment = TLI.getTargetData()->getABITypeAlignment(Ty);
1471             if (ST->getAlignment() < ABIAlignment)
1472               Result = ExpandUnalignedStore(cast<StoreSDNode>(Result.getNode()),
1473                                             DAG, TLI);
1474           }
1475           break;
1476         case TargetLowering::Custom:
1477           Result = TLI.LowerOperation(Result, DAG);
1478           break;
1479         case Expand:
1480           // TRUNCSTORE:i16 i32 -> STORE i16
1481           assert(isTypeLegal(StVT) && "Do not know how to expand this store!");
1482           Tmp3 = DAG.getNode(ISD::TRUNCATE, dl, StVT, Tmp3);
1483           Result = DAG.getStore(Tmp1, dl, Tmp3, Tmp2, ST->getSrcValue(),
1484                                 SVOffset, isVolatile, isNonTemporal,
1485                                 Alignment);
1486           break;
1487         }
1488       }
1489     }
1490     break;
1491   }
1492   }
1493   assert(Result.getValueType() == Op.getValueType() &&
1494          "Bad legalization!");
1495
1496   // Make sure that the generated code is itself legal.
1497   if (Result != Op)
1498     Result = LegalizeOp(Result);
1499
1500   // Note that LegalizeOp may be reentered even from single-use nodes, which
1501   // means that we always must cache transformed nodes.
1502   AddLegalizedOperand(Op, Result);
1503   return Result;
1504 }
1505
1506 SDValue SelectionDAGLegalize::ExpandExtractFromVectorThroughStack(SDValue Op) {
1507   SDValue Vec = Op.getOperand(0);
1508   SDValue Idx = Op.getOperand(1);
1509   DebugLoc dl = Op.getDebugLoc();
1510   // Store the value to a temporary stack slot, then LOAD the returned part.
1511   SDValue StackPtr = DAG.CreateStackTemporary(Vec.getValueType());
1512   SDValue Ch = DAG.getStore(DAG.getEntryNode(), dl, Vec, StackPtr, NULL, 0,
1513                             false, false, 0);
1514
1515   // Add the offset to the index.
1516   unsigned EltSize = TLI.getTargetData()->getTypeAllocSize(
1517     Vec.getValueType().getVectorElementType().getTypeForEVT(*DAG.getContext()));
1518
1519   Idx = DAG.getNode(ISD::MUL, dl, Idx.getValueType(), Idx,
1520                     DAG.getConstant(EltSize, Idx.getValueType()));
1521
1522   if (Idx.getValueType().bitsGT(TLI.getPointerTy()))
1523     Idx = DAG.getNode(ISD::TRUNCATE, dl, TLI.getPointerTy(), Idx);
1524   else
1525     Idx = DAG.getNode(ISD::ZERO_EXTEND, dl, TLI.getPointerTy(), Idx);
1526
1527   StackPtr = DAG.getNode(ISD::ADD, dl, Idx.getValueType(), Idx, StackPtr);
1528
1529   if (Op.getValueType().isVector())
1530     return DAG.getLoad(Op.getValueType(), dl, Ch, StackPtr, NULL, 0,
1531                        false, false, 0);
1532   else
1533     return DAG.getExtLoad(ISD::EXTLOAD, dl, Op.getValueType(), Ch, StackPtr,
1534                           NULL, 0, Vec.getValueType().getVectorElementType(),
1535                           false, false, 0);
1536 }
1537
1538 SDValue SelectionDAGLegalize::ExpandVectorBuildThroughStack(SDNode* Node) {
1539   // We can't handle this case efficiently.  Allocate a sufficiently
1540   // aligned object on the stack, store each element into it, then load
1541   // the result as a vector.
1542   // Create the stack frame object.
1543   EVT VT = Node->getValueType(0);
1544   EVT OpVT = Node->getOperand(0).getValueType();
1545   EVT EltVT = VT.getVectorElementType();
1546   DebugLoc dl = Node->getDebugLoc();
1547   SDValue FIPtr = DAG.CreateStackTemporary(VT);
1548   int FI = cast<FrameIndexSDNode>(FIPtr.getNode())->getIndex();
1549   const Value *SV = PseudoSourceValue::getFixedStack(FI);
1550
1551   // Emit a store of each element to the stack slot.
1552   SmallVector<SDValue, 8> Stores;
1553   unsigned TypeByteSize = TLI.getTargetData()->
1554     getTypeAllocSize(EltVT.getTypeForEVT(*DAG.getContext()));
1555   // Store (in the right endianness) the elements to memory.
1556   for (unsigned i = 0, e = Node->getNumOperands(); i != e; ++i) {
1557     // Ignore undef elements.
1558     if (Node->getOperand(i).getOpcode() == ISD::UNDEF) continue;
1559
1560     unsigned Offset = TypeByteSize*i;
1561
1562     SDValue Idx = DAG.getConstant(Offset, FIPtr.getValueType());
1563     Idx = DAG.getNode(ISD::ADD, dl, FIPtr.getValueType(), FIPtr, Idx);
1564
1565     // If EltVT smaller than OpVT, only store the bits necessary.
1566     if (!OpVT.isVector() && EltVT.bitsLT(OpVT)) {
1567       Stores.push_back(DAG.getTruncStore(DAG.getEntryNode(), dl,
1568                                          Node->getOperand(i), Idx, SV, Offset,
1569                                          EltVT, false, false, 0));
1570     } else
1571       Stores.push_back(DAG.getStore(DAG.getEntryNode(), dl, 
1572                                     Node->getOperand(i), Idx, SV, Offset,
1573                                     false, false, 0));
1574   }
1575
1576   SDValue StoreChain;
1577   if (!Stores.empty())    // Not all undef elements?
1578     StoreChain = DAG.getNode(ISD::TokenFactor, dl, MVT::Other,
1579                              &Stores[0], Stores.size());
1580   else
1581     StoreChain = DAG.getEntryNode();
1582
1583   // Result is a load from the stack slot.
1584   return DAG.getLoad(VT, dl, StoreChain, FIPtr, SV, 0, false, false, 0);
1585 }
1586
1587 SDValue SelectionDAGLegalize::ExpandFCOPYSIGN(SDNode* Node) {
1588   DebugLoc dl = Node->getDebugLoc();
1589   SDValue Tmp1 = Node->getOperand(0);
1590   SDValue Tmp2 = Node->getOperand(1);
1591   assert((Tmp2.getValueType() == MVT::f32 ||
1592           Tmp2.getValueType() == MVT::f64) &&
1593           "Ugly special-cased code!");
1594   // Get the sign bit of the RHS.
1595   SDValue SignBit;
1596   EVT IVT = Tmp2.getValueType() == MVT::f64 ? MVT::i64 : MVT::i32;
1597   if (isTypeLegal(IVT)) {
1598     SignBit = DAG.getNode(ISD::BIT_CONVERT, dl, IVT, Tmp2);
1599   } else {
1600     assert(isTypeLegal(TLI.getPointerTy()) &&
1601             (TLI.getPointerTy() == MVT::i32 || 
1602             TLI.getPointerTy() == MVT::i64) &&
1603             "Legal type for load?!");
1604     SDValue StackPtr = DAG.CreateStackTemporary(Tmp2.getValueType());
1605     SDValue StorePtr = StackPtr, LoadPtr = StackPtr;
1606     SDValue Ch =
1607       DAG.getStore(DAG.getEntryNode(), dl, Tmp2, StorePtr, NULL, 0,
1608                    false, false, 0);
1609     if (Tmp2.getValueType() == MVT::f64 && TLI.isLittleEndian())
1610       LoadPtr = DAG.getNode(ISD::ADD, dl, StackPtr.getValueType(),
1611                             LoadPtr, DAG.getIntPtrConstant(4));
1612     SignBit = DAG.getExtLoad(ISD::SEXTLOAD, dl, TLI.getPointerTy(),
1613                              Ch, LoadPtr, NULL, 0, MVT::i32,
1614                              false, false, 0);
1615   }
1616   SignBit =
1617       DAG.getSetCC(dl, TLI.getSetCCResultType(SignBit.getValueType()),
1618                     SignBit, DAG.getConstant(0, SignBit.getValueType()),
1619                     ISD::SETLT);
1620   // Get the absolute value of the result.
1621   SDValue AbsVal = DAG.getNode(ISD::FABS, dl, Tmp1.getValueType(), Tmp1);
1622   // Select between the nabs and abs value based on the sign bit of
1623   // the input.
1624   return DAG.getNode(ISD::SELECT, dl, AbsVal.getValueType(), SignBit,
1625                      DAG.getNode(ISD::FNEG, dl, AbsVal.getValueType(), AbsVal),
1626                      AbsVal);
1627 }
1628
1629 void SelectionDAGLegalize::ExpandDYNAMIC_STACKALLOC(SDNode* Node,
1630                                            SmallVectorImpl<SDValue> &Results) {
1631   unsigned SPReg = TLI.getStackPointerRegisterToSaveRestore();
1632   assert(SPReg && "Target cannot require DYNAMIC_STACKALLOC expansion and"
1633           " not tell us which reg is the stack pointer!");
1634   DebugLoc dl = Node->getDebugLoc();
1635   EVT VT = Node->getValueType(0);
1636   SDValue Tmp1 = SDValue(Node, 0);
1637   SDValue Tmp2 = SDValue(Node, 1);
1638   SDValue Tmp3 = Node->getOperand(2);
1639   SDValue Chain = Tmp1.getOperand(0);
1640
1641   // Chain the dynamic stack allocation so that it doesn't modify the stack
1642   // pointer when other instructions are using the stack.
1643   Chain = DAG.getCALLSEQ_START(Chain, DAG.getIntPtrConstant(0, true));
1644
1645   SDValue Size  = Tmp2.getOperand(1);
1646   SDValue SP = DAG.getCopyFromReg(Chain, dl, SPReg, VT);
1647   Chain = SP.getValue(1);
1648   unsigned Align = cast<ConstantSDNode>(Tmp3)->getZExtValue();
1649   unsigned StackAlign =
1650     TLI.getTargetMachine().getFrameInfo()->getStackAlignment();
1651   if (Align > StackAlign)
1652     SP = DAG.getNode(ISD::AND, dl, VT, SP,
1653                       DAG.getConstant(-(uint64_t)Align, VT));
1654   Tmp1 = DAG.getNode(ISD::SUB, dl, VT, SP, Size);       // Value
1655   Chain = DAG.getCopyToReg(Chain, dl, SPReg, Tmp1);     // Output chain
1656
1657   Tmp2 = DAG.getCALLSEQ_END(Chain,  DAG.getIntPtrConstant(0, true),
1658                             DAG.getIntPtrConstant(0, true), SDValue());
1659
1660   Results.push_back(Tmp1);
1661   Results.push_back(Tmp2);
1662 }
1663
1664 /// LegalizeSetCCCondCode - Legalize a SETCC with given LHS and RHS and
1665 /// condition code CC on the current target. This routine expands SETCC with
1666 /// illegal condition code into AND / OR of multiple SETCC values.
1667 void SelectionDAGLegalize::LegalizeSetCCCondCode(EVT VT,
1668                                                  SDValue &LHS, SDValue &RHS,
1669                                                  SDValue &CC,
1670                                                  DebugLoc dl) {
1671   EVT OpVT = LHS.getValueType();
1672   ISD::CondCode CCCode = cast<CondCodeSDNode>(CC)->get();
1673   switch (TLI.getCondCodeAction(CCCode, OpVT)) {
1674   default: llvm_unreachable("Unknown condition code action!");
1675   case TargetLowering::Legal:
1676     // Nothing to do.
1677     break;
1678   case TargetLowering::Expand: {
1679     ISD::CondCode CC1 = ISD::SETCC_INVALID, CC2 = ISD::SETCC_INVALID;
1680     unsigned Opc = 0;
1681     switch (CCCode) {
1682     default: llvm_unreachable("Don't know how to expand this condition!");
1683     case ISD::SETOEQ: CC1 = ISD::SETEQ; CC2 = ISD::SETO;  Opc = ISD::AND; break;
1684     case ISD::SETOGT: CC1 = ISD::SETGT; CC2 = ISD::SETO;  Opc = ISD::AND; break;
1685     case ISD::SETOGE: CC1 = ISD::SETGE; CC2 = ISD::SETO;  Opc = ISD::AND; break;
1686     case ISD::SETOLT: CC1 = ISD::SETLT; CC2 = ISD::SETO;  Opc = ISD::AND; break;
1687     case ISD::SETOLE: CC1 = ISD::SETLE; CC2 = ISD::SETO;  Opc = ISD::AND; break;
1688     case ISD::SETONE: CC1 = ISD::SETNE; CC2 = ISD::SETO;  Opc = ISD::AND; break;
1689     case ISD::SETUEQ: CC1 = ISD::SETEQ; CC2 = ISD::SETUO; Opc = ISD::OR;  break;
1690     case ISD::SETUGT: CC1 = ISD::SETGT; CC2 = ISD::SETUO; Opc = ISD::OR;  break;
1691     case ISD::SETUGE: CC1 = ISD::SETGE; CC2 = ISD::SETUO; Opc = ISD::OR;  break;
1692     case ISD::SETULT: CC1 = ISD::SETLT; CC2 = ISD::SETUO; Opc = ISD::OR;  break;
1693     case ISD::SETULE: CC1 = ISD::SETLE; CC2 = ISD::SETUO; Opc = ISD::OR;  break;
1694     case ISD::SETUNE: CC1 = ISD::SETNE; CC2 = ISD::SETUO; Opc = ISD::OR;  break;
1695     // FIXME: Implement more expansions.
1696     }
1697
1698     SDValue SetCC1 = DAG.getSetCC(dl, VT, LHS, RHS, CC1);
1699     SDValue SetCC2 = DAG.getSetCC(dl, VT, LHS, RHS, CC2);
1700     LHS = DAG.getNode(Opc, dl, VT, SetCC1, SetCC2);
1701     RHS = SDValue();
1702     CC  = SDValue();
1703     break;
1704   }
1705   }
1706 }
1707
1708 /// EmitStackConvert - Emit a store/load combination to the stack.  This stores
1709 /// SrcOp to a stack slot of type SlotVT, truncating it if needed.  It then does
1710 /// a load from the stack slot to DestVT, extending it if needed.
1711 /// The resultant code need not be legal.
1712 SDValue SelectionDAGLegalize::EmitStackConvert(SDValue SrcOp,
1713                                                EVT SlotVT,
1714                                                EVT DestVT,
1715                                                DebugLoc dl) {
1716   // Create the stack frame object.
1717   unsigned SrcAlign =
1718     TLI.getTargetData()->getPrefTypeAlignment(SrcOp.getValueType().
1719                                               getTypeForEVT(*DAG.getContext()));
1720   SDValue FIPtr = DAG.CreateStackTemporary(SlotVT, SrcAlign);
1721
1722   FrameIndexSDNode *StackPtrFI = cast<FrameIndexSDNode>(FIPtr);
1723   int SPFI = StackPtrFI->getIndex();
1724   const Value *SV = PseudoSourceValue::getFixedStack(SPFI);
1725
1726   unsigned SrcSize = SrcOp.getValueType().getSizeInBits();
1727   unsigned SlotSize = SlotVT.getSizeInBits();
1728   unsigned DestSize = DestVT.getSizeInBits();
1729   unsigned DestAlign =
1730     TLI.getTargetData()->getPrefTypeAlignment(DestVT.getTypeForEVT(*DAG.getContext()));
1731
1732   // Emit a store to the stack slot.  Use a truncstore if the input value is
1733   // later than DestVT.
1734   SDValue Store;
1735
1736   if (SrcSize > SlotSize)
1737     Store = DAG.getTruncStore(DAG.getEntryNode(), dl, SrcOp, FIPtr,
1738                               SV, 0, SlotVT, false, false, SrcAlign);
1739   else {
1740     assert(SrcSize == SlotSize && "Invalid store");
1741     Store = DAG.getStore(DAG.getEntryNode(), dl, SrcOp, FIPtr,
1742                          SV, 0, false, false, SrcAlign);
1743   }
1744
1745   // Result is a load from the stack slot.
1746   if (SlotSize == DestSize)
1747     return DAG.getLoad(DestVT, dl, Store, FIPtr, SV, 0, false, false,
1748                        DestAlign);
1749
1750   assert(SlotSize < DestSize && "Unknown extension!");
1751   return DAG.getExtLoad(ISD::EXTLOAD, dl, DestVT, Store, FIPtr, SV, 0, SlotVT,
1752                         false, false, DestAlign);
1753 }
1754
1755 SDValue SelectionDAGLegalize::ExpandSCALAR_TO_VECTOR(SDNode *Node) {
1756   DebugLoc dl = Node->getDebugLoc();
1757   // Create a vector sized/aligned stack slot, store the value to element #0,
1758   // then load the whole vector back out.
1759   SDValue StackPtr = DAG.CreateStackTemporary(Node->getValueType(0));
1760
1761   FrameIndexSDNode *StackPtrFI = cast<FrameIndexSDNode>(StackPtr);
1762   int SPFI = StackPtrFI->getIndex();
1763
1764   SDValue Ch = DAG.getTruncStore(DAG.getEntryNode(), dl, Node->getOperand(0),
1765                                  StackPtr,
1766                                  PseudoSourceValue::getFixedStack(SPFI), 0,
1767                                  Node->getValueType(0).getVectorElementType(),
1768                                  false, false, 0);
1769   return DAG.getLoad(Node->getValueType(0), dl, Ch, StackPtr,
1770                      PseudoSourceValue::getFixedStack(SPFI), 0,
1771                      false, false, 0);
1772 }
1773
1774
1775 /// ExpandBUILD_VECTOR - Expand a BUILD_VECTOR node on targets that don't
1776 /// support the operation, but do support the resultant vector type.
1777 SDValue SelectionDAGLegalize::ExpandBUILD_VECTOR(SDNode *Node) {
1778   unsigned NumElems = Node->getNumOperands();
1779   SDValue Value1, Value2;
1780   DebugLoc dl = Node->getDebugLoc();
1781   EVT VT = Node->getValueType(0);
1782   EVT OpVT = Node->getOperand(0).getValueType();
1783   EVT EltVT = VT.getVectorElementType();
1784
1785   // If the only non-undef value is the low element, turn this into a
1786   // SCALAR_TO_VECTOR node.  If this is { X, X, X, X }, determine X.
1787   bool isOnlyLowElement = true;
1788   bool MoreThanTwoValues = false;
1789   bool isConstant = true;
1790   for (unsigned i = 0; i < NumElems; ++i) {
1791     SDValue V = Node->getOperand(i);
1792     if (V.getOpcode() == ISD::UNDEF)
1793       continue;
1794     if (i > 0)
1795       isOnlyLowElement = false;
1796     if (!isa<ConstantFPSDNode>(V) && !isa<ConstantSDNode>(V))
1797       isConstant = false;
1798
1799     if (!Value1.getNode()) {
1800       Value1 = V;
1801     } else if (!Value2.getNode()) {
1802       if (V != Value1)
1803         Value2 = V;
1804     } else if (V != Value1 && V != Value2) {
1805       MoreThanTwoValues = true;
1806     }
1807   }
1808
1809   if (!Value1.getNode())
1810     return DAG.getUNDEF(VT);
1811
1812   if (isOnlyLowElement)
1813     return DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, VT, Node->getOperand(0));
1814
1815   // If all elements are constants, create a load from the constant pool.
1816   if (isConstant) {
1817     std::vector<Constant*> CV;
1818     for (unsigned i = 0, e = NumElems; i != e; ++i) {
1819       if (ConstantFPSDNode *V =
1820           dyn_cast<ConstantFPSDNode>(Node->getOperand(i))) {
1821         CV.push_back(const_cast<ConstantFP *>(V->getConstantFPValue()));
1822       } else if (ConstantSDNode *V =
1823                  dyn_cast<ConstantSDNode>(Node->getOperand(i))) {
1824         if (OpVT==EltVT)
1825           CV.push_back(const_cast<ConstantInt *>(V->getConstantIntValue()));
1826         else {
1827           // If OpVT and EltVT don't match, EltVT is not legal and the
1828           // element values have been promoted/truncated earlier.  Undo this;
1829           // we don't want a v16i8 to become a v16i32 for example.
1830           const ConstantInt *CI = V->getConstantIntValue();
1831           CV.push_back(ConstantInt::get(EltVT.getTypeForEVT(*DAG.getContext()),
1832                                         CI->getZExtValue()));
1833         }
1834       } else {
1835         assert(Node->getOperand(i).getOpcode() == ISD::UNDEF);
1836         const Type *OpNTy = EltVT.getTypeForEVT(*DAG.getContext());
1837         CV.push_back(UndefValue::get(OpNTy));
1838       }
1839     }
1840     Constant *CP = ConstantVector::get(CV);
1841     SDValue CPIdx = DAG.getConstantPool(CP, TLI.getPointerTy());
1842     unsigned Alignment = cast<ConstantPoolSDNode>(CPIdx)->getAlignment();
1843     return DAG.getLoad(VT, dl, DAG.getEntryNode(), CPIdx,
1844                        PseudoSourceValue::getConstantPool(), 0,
1845                        false, false, Alignment);
1846   }
1847
1848   if (!MoreThanTwoValues) {
1849     SmallVector<int, 8> ShuffleVec(NumElems, -1);
1850     for (unsigned i = 0; i < NumElems; ++i) {
1851       SDValue V = Node->getOperand(i);
1852       if (V.getOpcode() == ISD::UNDEF)
1853         continue;
1854       ShuffleVec[i] = V == Value1 ? 0 : NumElems;
1855     }
1856     if (TLI.isShuffleMaskLegal(ShuffleVec, Node->getValueType(0))) {
1857       // Get the splatted value into the low element of a vector register.
1858       SDValue Vec1 = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, VT, Value1);
1859       SDValue Vec2;
1860       if (Value2.getNode())
1861         Vec2 = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, VT, Value2);
1862       else
1863         Vec2 = DAG.getUNDEF(VT);
1864
1865       // Return shuffle(LowValVec, undef, <0,0,0,0>)
1866       return DAG.getVectorShuffle(VT, dl, Vec1, Vec2, ShuffleVec.data());
1867     }
1868   }
1869
1870   // Otherwise, we can't handle this case efficiently.
1871   return ExpandVectorBuildThroughStack(Node);
1872 }
1873
1874 // ExpandLibCall - Expand a node into a call to a libcall.  If the result value
1875 // does not fit into a register, return the lo part and set the hi part to the
1876 // by-reg argument.  If it does fit into a single register, return the result
1877 // and leave the Hi part unset.
1878 SDValue SelectionDAGLegalize::ExpandLibCall(RTLIB::Libcall LC, SDNode *Node,
1879                                             bool isSigned) {
1880   assert(!IsLegalizingCall && "Cannot overlap legalization of calls!");
1881   // The input chain to this libcall is the entry node of the function.
1882   // Legalizing the call will automatically add the previous call to the
1883   // dependence.
1884   SDValue InChain = DAG.getEntryNode();
1885
1886   TargetLowering::ArgListTy Args;
1887   TargetLowering::ArgListEntry Entry;
1888   for (unsigned i = 0, e = Node->getNumOperands(); i != e; ++i) {
1889     EVT ArgVT = Node->getOperand(i).getValueType();
1890     const Type *ArgTy = ArgVT.getTypeForEVT(*DAG.getContext());
1891     Entry.Node = Node->getOperand(i); Entry.Ty = ArgTy;
1892     Entry.isSExt = isSigned;
1893     Entry.isZExt = !isSigned;
1894     Args.push_back(Entry);
1895   }
1896   SDValue Callee = DAG.getExternalSymbol(TLI.getLibcallName(LC),
1897                                          TLI.getPointerTy());
1898
1899   // Splice the libcall in wherever FindInputOutputChains tells us to.
1900   const Type *RetTy = Node->getValueType(0).getTypeForEVT(*DAG.getContext());
1901   std::pair<SDValue, SDValue> CallInfo =
1902     TLI.LowerCallTo(InChain, RetTy, isSigned, !isSigned, false, false,
1903                     0, TLI.getLibcallCallingConv(LC), false,
1904                     /*isReturnValueUsed=*/true,
1905                     Callee, Args, DAG,
1906                     Node->getDebugLoc(), DAG.GetOrdering(Node));
1907
1908   // Legalize the call sequence, starting with the chain.  This will advance
1909   // the LastCALLSEQ_END to the legalized version of the CALLSEQ_END node that
1910   // was added by LowerCallTo (guaranteeing proper serialization of calls).
1911   LegalizeOp(CallInfo.second);
1912   return CallInfo.first;
1913 }
1914
1915 SDValue SelectionDAGLegalize::ExpandFPLibCall(SDNode* Node,
1916                                               RTLIB::Libcall Call_F32,
1917                                               RTLIB::Libcall Call_F64,
1918                                               RTLIB::Libcall Call_F80,
1919                                               RTLIB::Libcall Call_PPCF128) {
1920   RTLIB::Libcall LC;
1921   switch (Node->getValueType(0).getSimpleVT().SimpleTy) {
1922   default: llvm_unreachable("Unexpected request for libcall!");
1923   case MVT::f32: LC = Call_F32; break;
1924   case MVT::f64: LC = Call_F64; break;
1925   case MVT::f80: LC = Call_F80; break;
1926   case MVT::ppcf128: LC = Call_PPCF128; break;
1927   }
1928   return ExpandLibCall(LC, Node, false);
1929 }
1930
1931 SDValue SelectionDAGLegalize::ExpandIntLibCall(SDNode* Node, bool isSigned,
1932                                                RTLIB::Libcall Call_I8,
1933                                                RTLIB::Libcall Call_I16,
1934                                                RTLIB::Libcall Call_I32,
1935                                                RTLIB::Libcall Call_I64,
1936                                                RTLIB::Libcall Call_I128) {
1937   RTLIB::Libcall LC;
1938   switch (Node->getValueType(0).getSimpleVT().SimpleTy) {
1939   default: llvm_unreachable("Unexpected request for libcall!");
1940   case MVT::i8:   LC = Call_I8; break;
1941   case MVT::i16:  LC = Call_I16; break;
1942   case MVT::i32:  LC = Call_I32; break;
1943   case MVT::i64:  LC = Call_I64; break;
1944   case MVT::i128: LC = Call_I128; break;
1945   }
1946   return ExpandLibCall(LC, Node, isSigned);
1947 }
1948
1949 /// ExpandLegalINT_TO_FP - This function is responsible for legalizing a
1950 /// INT_TO_FP operation of the specified operand when the target requests that
1951 /// we expand it.  At this point, we know that the result and operand types are
1952 /// legal for the target.
1953 SDValue SelectionDAGLegalize::ExpandLegalINT_TO_FP(bool isSigned,
1954                                                    SDValue Op0,
1955                                                    EVT DestVT,
1956                                                    DebugLoc dl) {
1957   if (Op0.getValueType() == MVT::i32) {
1958     // simple 32-bit [signed|unsigned] integer to float/double expansion
1959
1960     // Get the stack frame index of a 8 byte buffer.
1961     SDValue StackSlot = DAG.CreateStackTemporary(MVT::f64);
1962
1963     // word offset constant for Hi/Lo address computation
1964     SDValue WordOff = DAG.getConstant(sizeof(int), TLI.getPointerTy());
1965     // set up Hi and Lo (into buffer) address based on endian
1966     SDValue Hi = StackSlot;
1967     SDValue Lo = DAG.getNode(ISD::ADD, dl,
1968                              TLI.getPointerTy(), StackSlot, WordOff);
1969     if (TLI.isLittleEndian())
1970       std::swap(Hi, Lo);
1971
1972     // if signed map to unsigned space
1973     SDValue Op0Mapped;
1974     if (isSigned) {
1975       // constant used to invert sign bit (signed to unsigned mapping)
1976       SDValue SignBit = DAG.getConstant(0x80000000u, MVT::i32);
1977       Op0Mapped = DAG.getNode(ISD::XOR, dl, MVT::i32, Op0, SignBit);
1978     } else {
1979       Op0Mapped = Op0;
1980     }
1981     // store the lo of the constructed double - based on integer input
1982     SDValue Store1 = DAG.getStore(DAG.getEntryNode(), dl,
1983                                   Op0Mapped, Lo, NULL, 0,
1984                                   false, false, 0);
1985     // initial hi portion of constructed double
1986     SDValue InitialHi = DAG.getConstant(0x43300000u, MVT::i32);
1987     // store the hi of the constructed double - biased exponent
1988     SDValue Store2=DAG.getStore(Store1, dl, InitialHi, Hi, NULL, 0,
1989                                 false, false, 0);
1990     // load the constructed double
1991     SDValue Load = DAG.getLoad(MVT::f64, dl, Store2, StackSlot, NULL, 0,
1992                                false, false, 0);
1993     // FP constant to bias correct the final result
1994     SDValue Bias = DAG.getConstantFP(isSigned ?
1995                                      BitsToDouble(0x4330000080000000ULL) :
1996                                      BitsToDouble(0x4330000000000000ULL),
1997                                      MVT::f64);
1998     // subtract the bias
1999     SDValue Sub = DAG.getNode(ISD::FSUB, dl, MVT::f64, Load, Bias);
2000     // final result
2001     SDValue Result;
2002     // handle final rounding
2003     if (DestVT == MVT::f64) {
2004       // do nothing
2005       Result = Sub;
2006     } else if (DestVT.bitsLT(MVT::f64)) {
2007       Result = DAG.getNode(ISD::FP_ROUND, dl, DestVT, Sub,
2008                            DAG.getIntPtrConstant(0));
2009     } else if (DestVT.bitsGT(MVT::f64)) {
2010       Result = DAG.getNode(ISD::FP_EXTEND, dl, DestVT, Sub);
2011     }
2012     return Result;
2013   }
2014   assert(!isSigned && "Legalize cannot Expand SINT_TO_FP for i64 yet");
2015   SDValue Tmp1 = DAG.getNode(ISD::SINT_TO_FP, dl, DestVT, Op0);
2016
2017   SDValue SignSet = DAG.getSetCC(dl, TLI.getSetCCResultType(Op0.getValueType()),
2018                                  Op0, DAG.getConstant(0, Op0.getValueType()),
2019                                  ISD::SETLT);
2020   SDValue Zero = DAG.getIntPtrConstant(0), Four = DAG.getIntPtrConstant(4);
2021   SDValue CstOffset = DAG.getNode(ISD::SELECT, dl, Zero.getValueType(),
2022                                     SignSet, Four, Zero);
2023
2024   // If the sign bit of the integer is set, the large number will be treated
2025   // as a negative number.  To counteract this, the dynamic code adds an
2026   // offset depending on the data type.
2027   uint64_t FF;
2028   switch (Op0.getValueType().getSimpleVT().SimpleTy) {
2029   default: llvm_unreachable("Unsupported integer type!");
2030   case MVT::i8 : FF = 0x43800000ULL; break;  // 2^8  (as a float)
2031   case MVT::i16: FF = 0x47800000ULL; break;  // 2^16 (as a float)
2032   case MVT::i32: FF = 0x4F800000ULL; break;  // 2^32 (as a float)
2033   case MVT::i64: FF = 0x5F800000ULL; break;  // 2^64 (as a float)
2034   }
2035   if (TLI.isLittleEndian()) FF <<= 32;
2036   Constant *FudgeFactor = ConstantInt::get(
2037                                        Type::getInt64Ty(*DAG.getContext()), FF);
2038
2039   SDValue CPIdx = DAG.getConstantPool(FudgeFactor, TLI.getPointerTy());
2040   unsigned Alignment = cast<ConstantPoolSDNode>(CPIdx)->getAlignment();
2041   CPIdx = DAG.getNode(ISD::ADD, dl, TLI.getPointerTy(), CPIdx, CstOffset);
2042   Alignment = std::min(Alignment, 4u);
2043   SDValue FudgeInReg;
2044   if (DestVT == MVT::f32)
2045     FudgeInReg = DAG.getLoad(MVT::f32, dl, DAG.getEntryNode(), CPIdx,
2046                              PseudoSourceValue::getConstantPool(), 0,
2047                              false, false, Alignment);
2048   else {
2049     FudgeInReg =
2050       LegalizeOp(DAG.getExtLoad(ISD::EXTLOAD, dl, DestVT,
2051                                 DAG.getEntryNode(), CPIdx,
2052                                 PseudoSourceValue::getConstantPool(), 0,
2053                                 MVT::f32, false, false, Alignment));
2054   }
2055
2056   return DAG.getNode(ISD::FADD, dl, DestVT, Tmp1, FudgeInReg);
2057 }
2058
2059 /// PromoteLegalINT_TO_FP - This function is responsible for legalizing a
2060 /// *INT_TO_FP operation of the specified operand when the target requests that
2061 /// we promote it.  At this point, we know that the result and operand types are
2062 /// legal for the target, and that there is a legal UINT_TO_FP or SINT_TO_FP
2063 /// operation that takes a larger input.
2064 SDValue SelectionDAGLegalize::PromoteLegalINT_TO_FP(SDValue LegalOp,
2065                                                     EVT DestVT,
2066                                                     bool isSigned,
2067                                                     DebugLoc dl) {
2068   // First step, figure out the appropriate *INT_TO_FP operation to use.
2069   EVT NewInTy = LegalOp.getValueType();
2070
2071   unsigned OpToUse = 0;
2072
2073   // Scan for the appropriate larger type to use.
2074   while (1) {
2075     NewInTy = (MVT::SimpleValueType)(NewInTy.getSimpleVT().SimpleTy+1);
2076     assert(NewInTy.isInteger() && "Ran out of possibilities!");
2077
2078     // If the target supports SINT_TO_FP of this type, use it.
2079     if (TLI.isOperationLegalOrCustom(ISD::SINT_TO_FP, NewInTy)) {
2080       OpToUse = ISD::SINT_TO_FP;
2081       break;
2082     }
2083     if (isSigned) continue;
2084
2085     // If the target supports UINT_TO_FP of this type, use it.
2086     if (TLI.isOperationLegalOrCustom(ISD::UINT_TO_FP, NewInTy)) {
2087       OpToUse = ISD::UINT_TO_FP;
2088       break;
2089     }
2090
2091     // Otherwise, try a larger type.
2092   }
2093
2094   // Okay, we found the operation and type to use.  Zero extend our input to the
2095   // desired type then run the operation on it.
2096   return DAG.getNode(OpToUse, dl, DestVT,
2097                      DAG.getNode(isSigned ? ISD::SIGN_EXTEND : ISD::ZERO_EXTEND,
2098                                  dl, NewInTy, LegalOp));
2099 }
2100
2101 /// PromoteLegalFP_TO_INT - This function is responsible for legalizing a
2102 /// FP_TO_*INT operation of the specified operand when the target requests that
2103 /// we promote it.  At this point, we know that the result and operand types are
2104 /// legal for the target, and that there is a legal FP_TO_UINT or FP_TO_SINT
2105 /// operation that returns a larger result.
2106 SDValue SelectionDAGLegalize::PromoteLegalFP_TO_INT(SDValue LegalOp,
2107                                                     EVT DestVT,
2108                                                     bool isSigned,
2109                                                     DebugLoc dl) {
2110   // First step, figure out the appropriate FP_TO*INT operation to use.
2111   EVT NewOutTy = DestVT;
2112
2113   unsigned OpToUse = 0;
2114
2115   // Scan for the appropriate larger type to use.
2116   while (1) {
2117     NewOutTy = (MVT::SimpleValueType)(NewOutTy.getSimpleVT().SimpleTy+1);
2118     assert(NewOutTy.isInteger() && "Ran out of possibilities!");
2119
2120     if (TLI.isOperationLegalOrCustom(ISD::FP_TO_SINT, NewOutTy)) {
2121       OpToUse = ISD::FP_TO_SINT;
2122       break;
2123     }
2124
2125     if (TLI.isOperationLegalOrCustom(ISD::FP_TO_UINT, NewOutTy)) {
2126       OpToUse = ISD::FP_TO_UINT;
2127       break;
2128     }
2129
2130     // Otherwise, try a larger type.
2131   }
2132
2133
2134   // Okay, we found the operation and type to use.
2135   SDValue Operation = DAG.getNode(OpToUse, dl, NewOutTy, LegalOp);
2136
2137   // Truncate the result of the extended FP_TO_*INT operation to the desired
2138   // size.
2139   return DAG.getNode(ISD::TRUNCATE, dl, DestVT, Operation);
2140 }
2141
2142 /// ExpandBSWAP - Open code the operations for BSWAP of the specified operation.
2143 ///
2144 SDValue SelectionDAGLegalize::ExpandBSWAP(SDValue Op, DebugLoc dl) {
2145   EVT VT = Op.getValueType();
2146   EVT SHVT = TLI.getShiftAmountTy();
2147   SDValue Tmp1, Tmp2, Tmp3, Tmp4, Tmp5, Tmp6, Tmp7, Tmp8;
2148   switch (VT.getSimpleVT().SimpleTy) {
2149   default: llvm_unreachable("Unhandled Expand type in BSWAP!");
2150   case MVT::i16:
2151     Tmp2 = DAG.getNode(ISD::SHL, dl, VT, Op, DAG.getConstant(8, SHVT));
2152     Tmp1 = DAG.getNode(ISD::SRL, dl, VT, Op, DAG.getConstant(8, SHVT));
2153     return DAG.getNode(ISD::OR, dl, VT, Tmp1, Tmp2);
2154   case MVT::i32:
2155     Tmp4 = DAG.getNode(ISD::SHL, dl, VT, Op, DAG.getConstant(24, SHVT));
2156     Tmp3 = DAG.getNode(ISD::SHL, dl, VT, Op, DAG.getConstant(8, SHVT));
2157     Tmp2 = DAG.getNode(ISD::SRL, dl, VT, Op, DAG.getConstant(8, SHVT));
2158     Tmp1 = DAG.getNode(ISD::SRL, dl, VT, Op, DAG.getConstant(24, SHVT));
2159     Tmp3 = DAG.getNode(ISD::AND, dl, VT, Tmp3, DAG.getConstant(0xFF0000, VT));
2160     Tmp2 = DAG.getNode(ISD::AND, dl, VT, Tmp2, DAG.getConstant(0xFF00, VT));
2161     Tmp4 = DAG.getNode(ISD::OR, dl, VT, Tmp4, Tmp3);
2162     Tmp2 = DAG.getNode(ISD::OR, dl, VT, Tmp2, Tmp1);
2163     return DAG.getNode(ISD::OR, dl, VT, Tmp4, Tmp2);
2164   case MVT::i64:
2165     Tmp8 = DAG.getNode(ISD::SHL, dl, VT, Op, DAG.getConstant(56, SHVT));
2166     Tmp7 = DAG.getNode(ISD::SHL, dl, VT, Op, DAG.getConstant(40, SHVT));
2167     Tmp6 = DAG.getNode(ISD::SHL, dl, VT, Op, DAG.getConstant(24, SHVT));
2168     Tmp5 = DAG.getNode(ISD::SHL, dl, VT, Op, DAG.getConstant(8, SHVT));
2169     Tmp4 = DAG.getNode(ISD::SRL, dl, VT, Op, DAG.getConstant(8, SHVT));
2170     Tmp3 = DAG.getNode(ISD::SRL, dl, VT, Op, DAG.getConstant(24, SHVT));
2171     Tmp2 = DAG.getNode(ISD::SRL, dl, VT, Op, DAG.getConstant(40, SHVT));
2172     Tmp1 = DAG.getNode(ISD::SRL, dl, VT, Op, DAG.getConstant(56, SHVT));
2173     Tmp7 = DAG.getNode(ISD::AND, dl, VT, Tmp7, DAG.getConstant(255ULL<<48, VT));
2174     Tmp6 = DAG.getNode(ISD::AND, dl, VT, Tmp6, DAG.getConstant(255ULL<<40, VT));
2175     Tmp5 = DAG.getNode(ISD::AND, dl, VT, Tmp5, DAG.getConstant(255ULL<<32, VT));
2176     Tmp4 = DAG.getNode(ISD::AND, dl, VT, Tmp4, DAG.getConstant(255ULL<<24, VT));
2177     Tmp3 = DAG.getNode(ISD::AND, dl, VT, Tmp3, DAG.getConstant(255ULL<<16, VT));
2178     Tmp2 = DAG.getNode(ISD::AND, dl, VT, Tmp2, DAG.getConstant(255ULL<<8 , VT));
2179     Tmp8 = DAG.getNode(ISD::OR, dl, VT, Tmp8, Tmp7);
2180     Tmp6 = DAG.getNode(ISD::OR, dl, VT, Tmp6, Tmp5);
2181     Tmp4 = DAG.getNode(ISD::OR, dl, VT, Tmp4, Tmp3);
2182     Tmp2 = DAG.getNode(ISD::OR, dl, VT, Tmp2, Tmp1);
2183     Tmp8 = DAG.getNode(ISD::OR, dl, VT, Tmp8, Tmp6);
2184     Tmp4 = DAG.getNode(ISD::OR, dl, VT, Tmp4, Tmp2);
2185     return DAG.getNode(ISD::OR, dl, VT, Tmp8, Tmp4);
2186   }
2187 }
2188
2189 /// ExpandBitCount - Expand the specified bitcount instruction into operations.
2190 ///
2191 SDValue SelectionDAGLegalize::ExpandBitCount(unsigned Opc, SDValue Op,
2192                                              DebugLoc dl) {
2193   switch (Opc) {
2194   default: llvm_unreachable("Cannot expand this yet!");
2195   case ISD::CTPOP: {
2196     static const uint64_t mask[6] = {
2197       0x5555555555555555ULL, 0x3333333333333333ULL,
2198       0x0F0F0F0F0F0F0F0FULL, 0x00FF00FF00FF00FFULL,
2199       0x0000FFFF0000FFFFULL, 0x00000000FFFFFFFFULL
2200     };
2201     EVT VT = Op.getValueType();
2202     EVT ShVT = TLI.getShiftAmountTy();
2203     unsigned len = VT.getSizeInBits();
2204     for (unsigned i = 0; (1U << i) <= (len / 2); ++i) {
2205       //x = (x & mask[i][len/8]) + (x >> (1 << i) & mask[i][len/8])
2206       unsigned EltSize = VT.isVector() ?
2207         VT.getVectorElementType().getSizeInBits() : len;
2208       SDValue Tmp2 = DAG.getConstant(APInt(EltSize, mask[i]), VT);
2209       SDValue Tmp3 = DAG.getConstant(1ULL << i, ShVT);
2210       Op = DAG.getNode(ISD::ADD, dl, VT,
2211                        DAG.getNode(ISD::AND, dl, VT, Op, Tmp2),
2212                        DAG.getNode(ISD::AND, dl, VT,
2213                                    DAG.getNode(ISD::SRL, dl, VT, Op, Tmp3),
2214                                    Tmp2));
2215     }
2216     return Op;
2217   }
2218   case ISD::CTLZ: {
2219     // for now, we do this:
2220     // x = x | (x >> 1);
2221     // x = x | (x >> 2);
2222     // ...
2223     // x = x | (x >>16);
2224     // x = x | (x >>32); // for 64-bit input
2225     // return popcount(~x);
2226     //
2227     // but see also: http://www.hackersdelight.org/HDcode/nlz.cc
2228     EVT VT = Op.getValueType();
2229     EVT ShVT = TLI.getShiftAmountTy();
2230     unsigned len = VT.getSizeInBits();
2231     for (unsigned i = 0; (1U << i) <= (len / 2); ++i) {
2232       SDValue Tmp3 = DAG.getConstant(1ULL << i, ShVT);
2233       Op = DAG.getNode(ISD::OR, dl, VT, Op,
2234                        DAG.getNode(ISD::SRL, dl, VT, Op, Tmp3));
2235     }
2236     Op = DAG.getNOT(dl, Op, VT);
2237     return DAG.getNode(ISD::CTPOP, dl, VT, Op);
2238   }
2239   case ISD::CTTZ: {
2240     // for now, we use: { return popcount(~x & (x - 1)); }
2241     // unless the target has ctlz but not ctpop, in which case we use:
2242     // { return 32 - nlz(~x & (x-1)); }
2243     // see also http://www.hackersdelight.org/HDcode/ntz.cc
2244     EVT VT = Op.getValueType();
2245     SDValue Tmp3 = DAG.getNode(ISD::AND, dl, VT,
2246                                DAG.getNOT(dl, Op, VT),
2247                                DAG.getNode(ISD::SUB, dl, VT, Op,
2248                                            DAG.getConstant(1, VT)));
2249     // If ISD::CTLZ is legal and CTPOP isn't, then do that instead.
2250     if (!TLI.isOperationLegalOrCustom(ISD::CTPOP, VT) &&
2251         TLI.isOperationLegalOrCustom(ISD::CTLZ, VT))
2252       return DAG.getNode(ISD::SUB, dl, VT,
2253                          DAG.getConstant(VT.getSizeInBits(), VT),
2254                          DAG.getNode(ISD::CTLZ, dl, VT, Tmp3));
2255     return DAG.getNode(ISD::CTPOP, dl, VT, Tmp3);
2256   }
2257   }
2258 }
2259
2260 void SelectionDAGLegalize::ExpandNode(SDNode *Node,
2261                                       SmallVectorImpl<SDValue> &Results) {
2262   DebugLoc dl = Node->getDebugLoc();
2263   SDValue Tmp1, Tmp2, Tmp3, Tmp4;
2264   switch (Node->getOpcode()) {
2265   case ISD::CTPOP:
2266   case ISD::CTLZ:
2267   case ISD::CTTZ:
2268     Tmp1 = ExpandBitCount(Node->getOpcode(), Node->getOperand(0), dl);
2269     Results.push_back(Tmp1);
2270     break;
2271   case ISD::BSWAP:
2272     Results.push_back(ExpandBSWAP(Node->getOperand(0), dl));
2273     break;
2274   case ISD::FRAMEADDR:
2275   case ISD::RETURNADDR:
2276   case ISD::FRAME_TO_ARGS_OFFSET:
2277     Results.push_back(DAG.getConstant(0, Node->getValueType(0)));
2278     break;
2279   case ISD::FLT_ROUNDS_:
2280     Results.push_back(DAG.getConstant(1, Node->getValueType(0)));
2281     break;
2282   case ISD::EH_RETURN:
2283   case ISD::EH_LABEL:
2284   case ISD::PREFETCH:
2285   case ISD::MEMBARRIER:
2286   case ISD::VAEND:
2287     Results.push_back(Node->getOperand(0));
2288     break;
2289   case ISD::DYNAMIC_STACKALLOC:
2290     ExpandDYNAMIC_STACKALLOC(Node, Results);
2291     break;
2292   case ISD::MERGE_VALUES:
2293     for (unsigned i = 0; i < Node->getNumValues(); i++)
2294       Results.push_back(Node->getOperand(i));
2295     break;
2296   case ISD::UNDEF: {
2297     EVT VT = Node->getValueType(0);
2298     if (VT.isInteger())
2299       Results.push_back(DAG.getConstant(0, VT));
2300     else if (VT.isFloatingPoint())
2301       Results.push_back(DAG.getConstantFP(0, VT));
2302     else
2303       llvm_unreachable("Unknown value type!");
2304     break;
2305   }
2306   case ISD::TRAP: {
2307     // If this operation is not supported, lower it to 'abort()' call
2308     TargetLowering::ArgListTy Args;
2309     std::pair<SDValue, SDValue> CallResult =
2310       TLI.LowerCallTo(Node->getOperand(0), Type::getVoidTy(*DAG.getContext()),
2311                       false, false, false, false, 0, CallingConv::C, false,
2312                       /*isReturnValueUsed=*/true,
2313                       DAG.getExternalSymbol("abort", TLI.getPointerTy()),
2314                       Args, DAG, dl, DAG.GetOrdering(Node));
2315     Results.push_back(CallResult.second);
2316     break;
2317   }
2318   case ISD::FP_ROUND:
2319   case ISD::BIT_CONVERT:
2320     Tmp1 = EmitStackConvert(Node->getOperand(0), Node->getValueType(0),
2321                             Node->getValueType(0), dl);
2322     Results.push_back(Tmp1);
2323     break;
2324   case ISD::FP_EXTEND:
2325     Tmp1 = EmitStackConvert(Node->getOperand(0),
2326                             Node->getOperand(0).getValueType(),
2327                             Node->getValueType(0), dl);
2328     Results.push_back(Tmp1);
2329     break;
2330   case ISD::SIGN_EXTEND_INREG: {
2331     // NOTE: we could fall back on load/store here too for targets without
2332     // SAR.  However, it is doubtful that any exist.
2333     EVT ExtraVT = cast<VTSDNode>(Node->getOperand(1))->getVT();
2334     EVT VT = Node->getValueType(0);
2335     EVT ShiftAmountTy = TLI.getShiftAmountTy();
2336     if (VT.isVector())
2337       ShiftAmountTy = VT;
2338     unsigned BitsDiff = VT.getScalarType().getSizeInBits() -
2339                         ExtraVT.getScalarType().getSizeInBits();
2340     SDValue ShiftCst = DAG.getConstant(BitsDiff, ShiftAmountTy);
2341     Tmp1 = DAG.getNode(ISD::SHL, dl, Node->getValueType(0),
2342                        Node->getOperand(0), ShiftCst);
2343     Tmp1 = DAG.getNode(ISD::SRA, dl, Node->getValueType(0), Tmp1, ShiftCst);
2344     Results.push_back(Tmp1);
2345     break;
2346   }
2347   case ISD::FP_ROUND_INREG: {
2348     // The only way we can lower this is to turn it into a TRUNCSTORE,
2349     // EXTLOAD pair, targetting a temporary location (a stack slot).
2350
2351     // NOTE: there is a choice here between constantly creating new stack
2352     // slots and always reusing the same one.  We currently always create
2353     // new ones, as reuse may inhibit scheduling.
2354     EVT ExtraVT = cast<VTSDNode>(Node->getOperand(1))->getVT();
2355     Tmp1 = EmitStackConvert(Node->getOperand(0), ExtraVT,
2356                             Node->getValueType(0), dl);
2357     Results.push_back(Tmp1);
2358     break;
2359   }
2360   case ISD::SINT_TO_FP:
2361   case ISD::UINT_TO_FP:
2362     Tmp1 = ExpandLegalINT_TO_FP(Node->getOpcode() == ISD::SINT_TO_FP,
2363                                 Node->getOperand(0), Node->getValueType(0), dl);
2364     Results.push_back(Tmp1);
2365     break;
2366   case ISD::FP_TO_UINT: {
2367     SDValue True, False;
2368     EVT VT =  Node->getOperand(0).getValueType();
2369     EVT NVT = Node->getValueType(0);
2370     const uint64_t zero[] = {0, 0};
2371     APFloat apf = APFloat(APInt(VT.getSizeInBits(), 2, zero));
2372     APInt x = APInt::getSignBit(NVT.getSizeInBits());
2373     (void)apf.convertFromAPInt(x, false, APFloat::rmNearestTiesToEven);
2374     Tmp1 = DAG.getConstantFP(apf, VT);
2375     Tmp2 = DAG.getSetCC(dl, TLI.getSetCCResultType(VT),
2376                         Node->getOperand(0),
2377                         Tmp1, ISD::SETLT);
2378     True = DAG.getNode(ISD::FP_TO_SINT, dl, NVT, Node->getOperand(0));
2379     False = DAG.getNode(ISD::FP_TO_SINT, dl, NVT,
2380                         DAG.getNode(ISD::FSUB, dl, VT,
2381                                     Node->getOperand(0), Tmp1));
2382     False = DAG.getNode(ISD::XOR, dl, NVT, False,
2383                         DAG.getConstant(x, NVT));
2384     Tmp1 = DAG.getNode(ISD::SELECT, dl, NVT, Tmp2, True, False);
2385     Results.push_back(Tmp1);
2386     break;
2387   }
2388   case ISD::VAARG: {
2389     const Value *V = cast<SrcValueSDNode>(Node->getOperand(2))->getValue();
2390     EVT VT = Node->getValueType(0);
2391     Tmp1 = Node->getOperand(0);
2392     Tmp2 = Node->getOperand(1);
2393     SDValue VAList = DAG.getLoad(TLI.getPointerTy(), dl, Tmp1, Tmp2, V, 0,
2394                                  false, false, 0);
2395     // Increment the pointer, VAList, to the next vaarg
2396     Tmp3 = DAG.getNode(ISD::ADD, dl, TLI.getPointerTy(), VAList,
2397                        DAG.getConstant(TLI.getTargetData()->
2398                                        getTypeAllocSize(VT.getTypeForEVT(*DAG.getContext())),
2399                                        TLI.getPointerTy()));
2400     // Store the incremented VAList to the legalized pointer
2401     Tmp3 = DAG.getStore(VAList.getValue(1), dl, Tmp3, Tmp2, V, 0,
2402                         false, false, 0);
2403     // Load the actual argument out of the pointer VAList
2404     Results.push_back(DAG.getLoad(VT, dl, Tmp3, VAList, NULL, 0,
2405                                   false, false, 0));
2406     Results.push_back(Results[0].getValue(1));
2407     break;
2408   }
2409   case ISD::VACOPY: {
2410     // This defaults to loading a pointer from the input and storing it to the
2411     // output, returning the chain.
2412     const Value *VD = cast<SrcValueSDNode>(Node->getOperand(3))->getValue();
2413     const Value *VS = cast<SrcValueSDNode>(Node->getOperand(4))->getValue();
2414     Tmp1 = DAG.getLoad(TLI.getPointerTy(), dl, Node->getOperand(0),
2415                        Node->getOperand(2), VS, 0, false, false, 0);
2416     Tmp1 = DAG.getStore(Tmp1.getValue(1), dl, Tmp1, Node->getOperand(1), VD, 0,
2417                         false, false, 0);
2418     Results.push_back(Tmp1);
2419     break;
2420   }
2421   case ISD::EXTRACT_VECTOR_ELT:
2422     if (Node->getOperand(0).getValueType().getVectorNumElements() == 1)
2423       // This must be an access of the only element.  Return it.
2424       Tmp1 = DAG.getNode(ISD::BIT_CONVERT, dl, Node->getValueType(0), 
2425                          Node->getOperand(0));
2426     else
2427       Tmp1 = ExpandExtractFromVectorThroughStack(SDValue(Node, 0));
2428     Results.push_back(Tmp1);
2429     break;
2430   case ISD::EXTRACT_SUBVECTOR:
2431     Results.push_back(ExpandExtractFromVectorThroughStack(SDValue(Node, 0)));
2432     break;
2433   case ISD::CONCAT_VECTORS: {
2434     Results.push_back(ExpandVectorBuildThroughStack(Node));
2435     break;
2436   }
2437   case ISD::SCALAR_TO_VECTOR:
2438     Results.push_back(ExpandSCALAR_TO_VECTOR(Node));
2439     break;
2440   case ISD::INSERT_VECTOR_ELT:
2441     Results.push_back(ExpandINSERT_VECTOR_ELT(Node->getOperand(0),
2442                                               Node->getOperand(1),
2443                                               Node->getOperand(2), dl));
2444     break;
2445   case ISD::VECTOR_SHUFFLE: {
2446     SmallVector<int, 8> Mask;
2447     cast<ShuffleVectorSDNode>(Node)->getMask(Mask);
2448
2449     EVT VT = Node->getValueType(0);
2450     EVT EltVT = VT.getVectorElementType();
2451     unsigned NumElems = VT.getVectorNumElements();
2452     SmallVector<SDValue, 8> Ops;
2453     for (unsigned i = 0; i != NumElems; ++i) {
2454       if (Mask[i] < 0) {
2455         Ops.push_back(DAG.getUNDEF(EltVT));
2456         continue;
2457       }
2458       unsigned Idx = Mask[i];
2459       if (Idx < NumElems)
2460         Ops.push_back(DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, EltVT,
2461                                   Node->getOperand(0),
2462                                   DAG.getIntPtrConstant(Idx)));
2463       else
2464         Ops.push_back(DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, EltVT,
2465                                   Node->getOperand(1),
2466                                   DAG.getIntPtrConstant(Idx - NumElems)));
2467     }
2468     Tmp1 = DAG.getNode(ISD::BUILD_VECTOR, dl, VT, &Ops[0], Ops.size());
2469     Results.push_back(Tmp1);
2470     break;
2471   }
2472   case ISD::EXTRACT_ELEMENT: {
2473     EVT OpTy = Node->getOperand(0).getValueType();
2474     if (cast<ConstantSDNode>(Node->getOperand(1))->getZExtValue()) {
2475       // 1 -> Hi
2476       Tmp1 = DAG.getNode(ISD::SRL, dl, OpTy, Node->getOperand(0),
2477                          DAG.getConstant(OpTy.getSizeInBits()/2,
2478                                          TLI.getShiftAmountTy()));
2479       Tmp1 = DAG.getNode(ISD::TRUNCATE, dl, Node->getValueType(0), Tmp1);
2480     } else {
2481       // 0 -> Lo
2482       Tmp1 = DAG.getNode(ISD::TRUNCATE, dl, Node->getValueType(0),
2483                          Node->getOperand(0));
2484     }
2485     Results.push_back(Tmp1);
2486     break;
2487   }
2488   case ISD::STACKSAVE:
2489     // Expand to CopyFromReg if the target set
2490     // StackPointerRegisterToSaveRestore.
2491     if (unsigned SP = TLI.getStackPointerRegisterToSaveRestore()) {
2492       Results.push_back(DAG.getCopyFromReg(Node->getOperand(0), dl, SP,
2493                                            Node->getValueType(0)));
2494       Results.push_back(Results[0].getValue(1));
2495     } else {
2496       Results.push_back(DAG.getUNDEF(Node->getValueType(0)));
2497       Results.push_back(Node->getOperand(0));
2498     }
2499     break;
2500   case ISD::STACKRESTORE:
2501     // Expand to CopyToReg if the target set
2502     // StackPointerRegisterToSaveRestore.
2503     if (unsigned SP = TLI.getStackPointerRegisterToSaveRestore()) {
2504       Results.push_back(DAG.getCopyToReg(Node->getOperand(0), dl, SP,
2505                                          Node->getOperand(1)));
2506     } else {
2507       Results.push_back(Node->getOperand(0));
2508     }
2509     break;
2510   case ISD::FCOPYSIGN:
2511     Results.push_back(ExpandFCOPYSIGN(Node));
2512     break;
2513   case ISD::FNEG:
2514     // Expand Y = FNEG(X) ->  Y = SUB -0.0, X
2515     Tmp1 = DAG.getConstantFP(-0.0, Node->getValueType(0));
2516     Tmp1 = DAG.getNode(ISD::FSUB, dl, Node->getValueType(0), Tmp1,
2517                        Node->getOperand(0));
2518     Results.push_back(Tmp1);
2519     break;
2520   case ISD::FABS: {
2521     // Expand Y = FABS(X) -> Y = (X >u 0.0) ? X : fneg(X).
2522     EVT VT = Node->getValueType(0);
2523     Tmp1 = Node->getOperand(0);
2524     Tmp2 = DAG.getConstantFP(0.0, VT);
2525     Tmp2 = DAG.getSetCC(dl, TLI.getSetCCResultType(Tmp1.getValueType()),
2526                         Tmp1, Tmp2, ISD::SETUGT);
2527     Tmp3 = DAG.getNode(ISD::FNEG, dl, VT, Tmp1);
2528     Tmp1 = DAG.getNode(ISD::SELECT, dl, VT, Tmp2, Tmp1, Tmp3);
2529     Results.push_back(Tmp1);
2530     break;
2531   }
2532   case ISD::FSQRT:
2533     Results.push_back(ExpandFPLibCall(Node, RTLIB::SQRT_F32, RTLIB::SQRT_F64,
2534                                       RTLIB::SQRT_F80, RTLIB::SQRT_PPCF128));
2535     break;
2536   case ISD::FSIN:
2537     Results.push_back(ExpandFPLibCall(Node, RTLIB::SIN_F32, RTLIB::SIN_F64,
2538                                       RTLIB::SIN_F80, RTLIB::SIN_PPCF128));
2539     break;
2540   case ISD::FCOS:
2541     Results.push_back(ExpandFPLibCall(Node, RTLIB::COS_F32, RTLIB::COS_F64,
2542                                       RTLIB::COS_F80, RTLIB::COS_PPCF128));
2543     break;
2544   case ISD::FLOG:
2545     Results.push_back(ExpandFPLibCall(Node, RTLIB::LOG_F32, RTLIB::LOG_F64,
2546                                       RTLIB::LOG_F80, RTLIB::LOG_PPCF128));
2547     break;
2548   case ISD::FLOG2:
2549     Results.push_back(ExpandFPLibCall(Node, RTLIB::LOG2_F32, RTLIB::LOG2_F64,
2550                                       RTLIB::LOG2_F80, RTLIB::LOG2_PPCF128));
2551     break;
2552   case ISD::FLOG10:
2553     Results.push_back(ExpandFPLibCall(Node, RTLIB::LOG10_F32, RTLIB::LOG10_F64,
2554                                       RTLIB::LOG10_F80, RTLIB::LOG10_PPCF128));
2555     break;
2556   case ISD::FEXP:
2557     Results.push_back(ExpandFPLibCall(Node, RTLIB::EXP_F32, RTLIB::EXP_F64,
2558                                       RTLIB::EXP_F80, RTLIB::EXP_PPCF128));
2559     break;
2560   case ISD::FEXP2:
2561     Results.push_back(ExpandFPLibCall(Node, RTLIB::EXP2_F32, RTLIB::EXP2_F64,
2562                                       RTLIB::EXP2_F80, RTLIB::EXP2_PPCF128));
2563     break;
2564   case ISD::FTRUNC:
2565     Results.push_back(ExpandFPLibCall(Node, RTLIB::TRUNC_F32, RTLIB::TRUNC_F64,
2566                                       RTLIB::TRUNC_F80, RTLIB::TRUNC_PPCF128));
2567     break;
2568   case ISD::FFLOOR:
2569     Results.push_back(ExpandFPLibCall(Node, RTLIB::FLOOR_F32, RTLIB::FLOOR_F64,
2570                                       RTLIB::FLOOR_F80, RTLIB::FLOOR_PPCF128));
2571     break;
2572   case ISD::FCEIL:
2573     Results.push_back(ExpandFPLibCall(Node, RTLIB::CEIL_F32, RTLIB::CEIL_F64,
2574                                       RTLIB::CEIL_F80, RTLIB::CEIL_PPCF128));
2575     break;
2576   case ISD::FRINT:
2577     Results.push_back(ExpandFPLibCall(Node, RTLIB::RINT_F32, RTLIB::RINT_F64,
2578                                       RTLIB::RINT_F80, RTLIB::RINT_PPCF128));
2579     break;
2580   case ISD::FNEARBYINT:
2581     Results.push_back(ExpandFPLibCall(Node, RTLIB::NEARBYINT_F32,
2582                                       RTLIB::NEARBYINT_F64,
2583                                       RTLIB::NEARBYINT_F80,
2584                                       RTLIB::NEARBYINT_PPCF128));
2585     break;
2586   case ISD::FPOWI:
2587     Results.push_back(ExpandFPLibCall(Node, RTLIB::POWI_F32, RTLIB::POWI_F64,
2588                                       RTLIB::POWI_F80, RTLIB::POWI_PPCF128));
2589     break;
2590   case ISD::FPOW:
2591     Results.push_back(ExpandFPLibCall(Node, RTLIB::POW_F32, RTLIB::POW_F64,
2592                                       RTLIB::POW_F80, RTLIB::POW_PPCF128));
2593     break;
2594   case ISD::FDIV:
2595     Results.push_back(ExpandFPLibCall(Node, RTLIB::DIV_F32, RTLIB::DIV_F64,
2596                                       RTLIB::DIV_F80, RTLIB::DIV_PPCF128));
2597     break;
2598   case ISD::FREM:
2599     Results.push_back(ExpandFPLibCall(Node, RTLIB::REM_F32, RTLIB::REM_F64,
2600                                       RTLIB::REM_F80, RTLIB::REM_PPCF128));
2601     break;
2602   case ISD::ConstantFP: {
2603     ConstantFPSDNode *CFP = cast<ConstantFPSDNode>(Node);
2604     // Check to see if this FP immediate is already legal.
2605     // If this is a legal constant, turn it into a TargetConstantFP node.
2606     if (TLI.isFPImmLegal(CFP->getValueAPF(), Node->getValueType(0)))
2607       Results.push_back(SDValue(Node, 0));
2608     else
2609       Results.push_back(ExpandConstantFP(CFP, true, DAG, TLI));
2610     break;
2611   }
2612   case ISD::EHSELECTION: {
2613     unsigned Reg = TLI.getExceptionSelectorRegister();
2614     assert(Reg && "Can't expand to unknown register!");
2615     Results.push_back(DAG.getCopyFromReg(Node->getOperand(1), dl, Reg,
2616                                          Node->getValueType(0)));
2617     Results.push_back(Results[0].getValue(1));
2618     break;
2619   }
2620   case ISD::EXCEPTIONADDR: {
2621     unsigned Reg = TLI.getExceptionAddressRegister();
2622     assert(Reg && "Can't expand to unknown register!");
2623     Results.push_back(DAG.getCopyFromReg(Node->getOperand(0), dl, Reg,
2624                                          Node->getValueType(0)));
2625     Results.push_back(Results[0].getValue(1));
2626     break;
2627   }
2628   case ISD::SUB: {
2629     EVT VT = Node->getValueType(0);
2630     assert(TLI.isOperationLegalOrCustom(ISD::ADD, VT) &&
2631            TLI.isOperationLegalOrCustom(ISD::XOR, VT) &&
2632            "Don't know how to expand this subtraction!");
2633     Tmp1 = DAG.getNode(ISD::XOR, dl, VT, Node->getOperand(1),
2634                DAG.getConstant(APInt::getAllOnesValue(VT.getSizeInBits()), VT));
2635     Tmp1 = DAG.getNode(ISD::ADD, dl, VT, Tmp2, DAG.getConstant(1, VT));
2636     Results.push_back(DAG.getNode(ISD::ADD, dl, VT, Node->getOperand(0), Tmp1));
2637     break;
2638   }
2639   case ISD::UREM:
2640   case ISD::SREM: {
2641     EVT VT = Node->getValueType(0);
2642     SDVTList VTs = DAG.getVTList(VT, VT);
2643     bool isSigned = Node->getOpcode() == ISD::SREM;
2644     unsigned DivOpc = isSigned ? ISD::SDIV : ISD::UDIV;
2645     unsigned DivRemOpc = isSigned ? ISD::SDIVREM : ISD::UDIVREM;
2646     Tmp2 = Node->getOperand(0);
2647     Tmp3 = Node->getOperand(1);
2648     if (TLI.isOperationLegalOrCustom(DivRemOpc, VT)) {
2649       Tmp1 = DAG.getNode(DivRemOpc, dl, VTs, Tmp2, Tmp3).getValue(1);
2650     } else if (TLI.isOperationLegalOrCustom(DivOpc, VT)) {
2651       // X % Y -> X-X/Y*Y
2652       Tmp1 = DAG.getNode(DivOpc, dl, VT, Tmp2, Tmp3);
2653       Tmp1 = DAG.getNode(ISD::MUL, dl, VT, Tmp1, Tmp3);
2654       Tmp1 = DAG.getNode(ISD::SUB, dl, VT, Tmp2, Tmp1);
2655     } else if (isSigned) {
2656       Tmp1 = ExpandIntLibCall(Node, true,
2657                               RTLIB::SREM_I8,
2658                               RTLIB::SREM_I16, RTLIB::SREM_I32,
2659                               RTLIB::SREM_I64, RTLIB::SREM_I128);
2660     } else {
2661       Tmp1 = ExpandIntLibCall(Node, false,
2662                               RTLIB::UREM_I8,
2663                               RTLIB::UREM_I16, RTLIB::UREM_I32,
2664                               RTLIB::UREM_I64, RTLIB::UREM_I128);
2665     }
2666     Results.push_back(Tmp1);
2667     break;
2668   }
2669   case ISD::UDIV:
2670   case ISD::SDIV: {
2671     bool isSigned = Node->getOpcode() == ISD::SDIV;
2672     unsigned DivRemOpc = isSigned ? ISD::SDIVREM : ISD::UDIVREM;
2673     EVT VT = Node->getValueType(0);
2674     SDVTList VTs = DAG.getVTList(VT, VT);
2675     if (TLI.isOperationLegalOrCustom(DivRemOpc, VT))
2676       Tmp1 = DAG.getNode(DivRemOpc, dl, VTs, Node->getOperand(0),
2677                          Node->getOperand(1));
2678     else if (isSigned)
2679       Tmp1 = ExpandIntLibCall(Node, true,
2680                               RTLIB::SDIV_I8,
2681                               RTLIB::SDIV_I16, RTLIB::SDIV_I32,
2682                               RTLIB::SDIV_I64, RTLIB::SDIV_I128);
2683     else
2684       Tmp1 = ExpandIntLibCall(Node, false,
2685                               RTLIB::UDIV_I8,
2686                               RTLIB::UDIV_I16, RTLIB::UDIV_I32,
2687                               RTLIB::UDIV_I64, RTLIB::UDIV_I128);
2688     Results.push_back(Tmp1);
2689     break;
2690   }
2691   case ISD::MULHU:
2692   case ISD::MULHS: {
2693     unsigned ExpandOpcode = Node->getOpcode() == ISD::MULHU ? ISD::UMUL_LOHI :
2694                                                               ISD::SMUL_LOHI;
2695     EVT VT = Node->getValueType(0);
2696     SDVTList VTs = DAG.getVTList(VT, VT);
2697     assert(TLI.isOperationLegalOrCustom(ExpandOpcode, VT) &&
2698            "If this wasn't legal, it shouldn't have been created!");
2699     Tmp1 = DAG.getNode(ExpandOpcode, dl, VTs, Node->getOperand(0),
2700                        Node->getOperand(1));
2701     Results.push_back(Tmp1.getValue(1));
2702     break;
2703   }
2704   case ISD::MUL: {
2705     EVT VT = Node->getValueType(0);
2706     SDVTList VTs = DAG.getVTList(VT, VT);
2707     // See if multiply or divide can be lowered using two-result operations.
2708     // We just need the low half of the multiply; try both the signed
2709     // and unsigned forms. If the target supports both SMUL_LOHI and
2710     // UMUL_LOHI, form a preference by checking which forms of plain
2711     // MULH it supports.
2712     bool HasSMUL_LOHI = TLI.isOperationLegalOrCustom(ISD::SMUL_LOHI, VT);
2713     bool HasUMUL_LOHI = TLI.isOperationLegalOrCustom(ISD::UMUL_LOHI, VT);
2714     bool HasMULHS = TLI.isOperationLegalOrCustom(ISD::MULHS, VT);
2715     bool HasMULHU = TLI.isOperationLegalOrCustom(ISD::MULHU, VT);
2716     unsigned OpToUse = 0;
2717     if (HasSMUL_LOHI && !HasMULHS) {
2718       OpToUse = ISD::SMUL_LOHI;
2719     } else if (HasUMUL_LOHI && !HasMULHU) {
2720       OpToUse = ISD::UMUL_LOHI;
2721     } else if (HasSMUL_LOHI) {
2722       OpToUse = ISD::SMUL_LOHI;
2723     } else if (HasUMUL_LOHI) {
2724       OpToUse = ISD::UMUL_LOHI;
2725     }
2726     if (OpToUse) {
2727       Results.push_back(DAG.getNode(OpToUse, dl, VTs, Node->getOperand(0),
2728                                     Node->getOperand(1)));
2729       break;
2730     }
2731     Tmp1 = ExpandIntLibCall(Node, false,
2732                             RTLIB::MUL_I8,
2733                             RTLIB::MUL_I16, RTLIB::MUL_I32,
2734                             RTLIB::MUL_I64, RTLIB::MUL_I128);
2735     Results.push_back(Tmp1);
2736     break;
2737   }
2738   case ISD::SADDO:
2739   case ISD::SSUBO: {
2740     SDValue LHS = Node->getOperand(0);
2741     SDValue RHS = Node->getOperand(1);
2742     SDValue Sum = DAG.getNode(Node->getOpcode() == ISD::SADDO ?
2743                               ISD::ADD : ISD::SUB, dl, LHS.getValueType(),
2744                               LHS, RHS);
2745     Results.push_back(Sum);
2746     EVT OType = Node->getValueType(1);
2747
2748     SDValue Zero = DAG.getConstant(0, LHS.getValueType());
2749
2750     //   LHSSign -> LHS >= 0
2751     //   RHSSign -> RHS >= 0
2752     //   SumSign -> Sum >= 0
2753     //
2754     //   Add:
2755     //   Overflow -> (LHSSign == RHSSign) && (LHSSign != SumSign)
2756     //   Sub:
2757     //   Overflow -> (LHSSign != RHSSign) && (LHSSign != SumSign)
2758     //
2759     SDValue LHSSign = DAG.getSetCC(dl, OType, LHS, Zero, ISD::SETGE);
2760     SDValue RHSSign = DAG.getSetCC(dl, OType, RHS, Zero, ISD::SETGE);
2761     SDValue SignsMatch = DAG.getSetCC(dl, OType, LHSSign, RHSSign,
2762                                       Node->getOpcode() == ISD::SADDO ?
2763                                       ISD::SETEQ : ISD::SETNE);
2764
2765     SDValue SumSign = DAG.getSetCC(dl, OType, Sum, Zero, ISD::SETGE);
2766     SDValue SumSignNE = DAG.getSetCC(dl, OType, LHSSign, SumSign, ISD::SETNE);
2767
2768     SDValue Cmp = DAG.getNode(ISD::AND, dl, OType, SignsMatch, SumSignNE);
2769     Results.push_back(Cmp);
2770     break;
2771   }
2772   case ISD::UADDO:
2773   case ISD::USUBO: {
2774     SDValue LHS = Node->getOperand(0);
2775     SDValue RHS = Node->getOperand(1);
2776     SDValue Sum = DAG.getNode(Node->getOpcode() == ISD::UADDO ?
2777                               ISD::ADD : ISD::SUB, dl, LHS.getValueType(),
2778                               LHS, RHS);
2779     Results.push_back(Sum);
2780     Results.push_back(DAG.getSetCC(dl, Node->getValueType(1), Sum, LHS,
2781                                    Node->getOpcode () == ISD::UADDO ?
2782                                    ISD::SETULT : ISD::SETUGT));
2783     break;
2784   }
2785   case ISD::UMULO:
2786   case ISD::SMULO: {
2787     EVT VT = Node->getValueType(0);
2788     SDValue LHS = Node->getOperand(0);
2789     SDValue RHS = Node->getOperand(1);
2790     SDValue BottomHalf;
2791     SDValue TopHalf;
2792     static const unsigned Ops[2][3] =
2793         { { ISD::MULHU, ISD::UMUL_LOHI, ISD::ZERO_EXTEND },
2794           { ISD::MULHS, ISD::SMUL_LOHI, ISD::SIGN_EXTEND }};
2795     bool isSigned = Node->getOpcode() == ISD::SMULO;
2796     if (TLI.isOperationLegalOrCustom(Ops[isSigned][0], VT)) {
2797       BottomHalf = DAG.getNode(ISD::MUL, dl, VT, LHS, RHS);
2798       TopHalf = DAG.getNode(Ops[isSigned][0], dl, VT, LHS, RHS);
2799     } else if (TLI.isOperationLegalOrCustom(Ops[isSigned][1], VT)) {
2800       BottomHalf = DAG.getNode(Ops[isSigned][1], dl, DAG.getVTList(VT, VT), LHS,
2801                                RHS);
2802       TopHalf = BottomHalf.getValue(1);
2803     } else if (TLI.isTypeLegal(EVT::getIntegerVT(*DAG.getContext(), VT.getSizeInBits() * 2))) {
2804       EVT WideVT = EVT::getIntegerVT(*DAG.getContext(), VT.getSizeInBits() * 2);
2805       LHS = DAG.getNode(Ops[isSigned][2], dl, WideVT, LHS);
2806       RHS = DAG.getNode(Ops[isSigned][2], dl, WideVT, RHS);
2807       Tmp1 = DAG.getNode(ISD::MUL, dl, WideVT, LHS, RHS);
2808       BottomHalf = DAG.getNode(ISD::EXTRACT_ELEMENT, dl, VT, Tmp1,
2809                                DAG.getIntPtrConstant(0));
2810       TopHalf = DAG.getNode(ISD::EXTRACT_ELEMENT, dl, VT, Tmp1,
2811                             DAG.getIntPtrConstant(1));
2812     } else {
2813       // FIXME: We should be able to fall back to a libcall with an illegal
2814       // type in some cases.
2815       // Also, we can fall back to a division in some cases, but that's a big
2816       // performance hit in the general case.
2817       llvm_unreachable("Don't know how to expand this operation yet!");
2818     }
2819     if (isSigned) {
2820       Tmp1 = DAG.getConstant(VT.getSizeInBits() - 1, TLI.getShiftAmountTy());
2821       Tmp1 = DAG.getNode(ISD::SRA, dl, VT, BottomHalf, Tmp1);
2822       TopHalf = DAG.getSetCC(dl, TLI.getSetCCResultType(VT), TopHalf, Tmp1,
2823                              ISD::SETNE);
2824     } else {
2825       TopHalf = DAG.getSetCC(dl, TLI.getSetCCResultType(VT), TopHalf,
2826                              DAG.getConstant(0, VT), ISD::SETNE);
2827     }
2828     Results.push_back(BottomHalf);
2829     Results.push_back(TopHalf);
2830     break;
2831   }
2832   case ISD::BUILD_PAIR: {
2833     EVT PairTy = Node->getValueType(0);
2834     Tmp1 = DAG.getNode(ISD::ZERO_EXTEND, dl, PairTy, Node->getOperand(0));
2835     Tmp2 = DAG.getNode(ISD::ANY_EXTEND, dl, PairTy, Node->getOperand(1));
2836     Tmp2 = DAG.getNode(ISD::SHL, dl, PairTy, Tmp2,
2837                        DAG.getConstant(PairTy.getSizeInBits()/2,
2838                                        TLI.getShiftAmountTy()));
2839     Results.push_back(DAG.getNode(ISD::OR, dl, PairTy, Tmp1, Tmp2));
2840     break;
2841   }
2842   case ISD::SELECT:
2843     Tmp1 = Node->getOperand(0);
2844     Tmp2 = Node->getOperand(1);
2845     Tmp3 = Node->getOperand(2);
2846     if (Tmp1.getOpcode() == ISD::SETCC) {
2847       Tmp1 = DAG.getSelectCC(dl, Tmp1.getOperand(0), Tmp1.getOperand(1),
2848                              Tmp2, Tmp3,
2849                              cast<CondCodeSDNode>(Tmp1.getOperand(2))->get());
2850     } else {
2851       Tmp1 = DAG.getSelectCC(dl, Tmp1,
2852                              DAG.getConstant(0, Tmp1.getValueType()),
2853                              Tmp2, Tmp3, ISD::SETNE);
2854     }
2855     Results.push_back(Tmp1);
2856     break;
2857   case ISD::BR_JT: {
2858     SDValue Chain = Node->getOperand(0);
2859     SDValue Table = Node->getOperand(1);
2860     SDValue Index = Node->getOperand(2);
2861
2862     EVT PTy = TLI.getPointerTy();
2863
2864     const TargetData &TD = *TLI.getTargetData();
2865     unsigned EntrySize =
2866       DAG.getMachineFunction().getJumpTableInfo()->getEntrySize(TD);
2867     
2868     Index = DAG.getNode(ISD::MUL, dl, PTy,
2869                         Index, DAG.getConstant(EntrySize, PTy));
2870     SDValue Addr = DAG.getNode(ISD::ADD, dl, PTy, Index, Table);
2871
2872     EVT MemVT = EVT::getIntegerVT(*DAG.getContext(), EntrySize * 8);
2873     SDValue LD = DAG.getExtLoad(ISD::SEXTLOAD, dl, PTy, Chain, Addr,
2874                                 PseudoSourceValue::getJumpTable(), 0, MemVT,
2875                                 false, false, 0);
2876     Addr = LD;
2877     if (TLI.getTargetMachine().getRelocationModel() == Reloc::PIC_) {
2878       // For PIC, the sequence is:
2879       // BRIND(load(Jumptable + index) + RelocBase)
2880       // RelocBase can be JumpTable, GOT or some sort of global base.
2881       Addr = DAG.getNode(ISD::ADD, dl, PTy, Addr,
2882                           TLI.getPICJumpTableRelocBase(Table, DAG));
2883     }
2884     Tmp1 = DAG.getNode(ISD::BRIND, dl, MVT::Other, LD.getValue(1), Addr);
2885     Results.push_back(Tmp1);
2886     break;
2887   }
2888   case ISD::BRCOND:
2889     // Expand brcond's setcc into its constituent parts and create a BR_CC
2890     // Node.
2891     Tmp1 = Node->getOperand(0);
2892     Tmp2 = Node->getOperand(1);
2893     if (Tmp2.getOpcode() == ISD::SETCC) {
2894       Tmp1 = DAG.getNode(ISD::BR_CC, dl, MVT::Other,
2895                          Tmp1, Tmp2.getOperand(2),
2896                          Tmp2.getOperand(0), Tmp2.getOperand(1),
2897                          Node->getOperand(2));
2898     } else {
2899       Tmp1 = DAG.getNode(ISD::BR_CC, dl, MVT::Other, Tmp1,
2900                          DAG.getCondCode(ISD::SETNE), Tmp2,
2901                          DAG.getConstant(0, Tmp2.getValueType()),
2902                          Node->getOperand(2));
2903     }
2904     Results.push_back(Tmp1);
2905     break;
2906   case ISD::SETCC: {
2907     Tmp1 = Node->getOperand(0);
2908     Tmp2 = Node->getOperand(1);
2909     Tmp3 = Node->getOperand(2);
2910     LegalizeSetCCCondCode(Node->getValueType(0), Tmp1, Tmp2, Tmp3, dl);
2911
2912     // If we expanded the SETCC into an AND/OR, return the new node
2913     if (Tmp2.getNode() == 0) {
2914       Results.push_back(Tmp1);
2915       break;
2916     }
2917
2918     // Otherwise, SETCC for the given comparison type must be completely
2919     // illegal; expand it into a SELECT_CC.
2920     EVT VT = Node->getValueType(0);
2921     Tmp1 = DAG.getNode(ISD::SELECT_CC, dl, VT, Tmp1, Tmp2,
2922                        DAG.getConstant(1, VT), DAG.getConstant(0, VT), Tmp3);
2923     Results.push_back(Tmp1);
2924     break;
2925   }
2926   case ISD::SELECT_CC: {
2927     Tmp1 = Node->getOperand(0);   // LHS
2928     Tmp2 = Node->getOperand(1);   // RHS
2929     Tmp3 = Node->getOperand(2);   // True
2930     Tmp4 = Node->getOperand(3);   // False
2931     SDValue CC = Node->getOperand(4);
2932
2933     LegalizeSetCCCondCode(TLI.getSetCCResultType(Tmp1.getValueType()),
2934                           Tmp1, Tmp2, CC, dl);
2935
2936     assert(!Tmp2.getNode() && "Can't legalize SELECT_CC with legal condition!");
2937     Tmp2 = DAG.getConstant(0, Tmp1.getValueType());
2938     CC = DAG.getCondCode(ISD::SETNE);
2939     Tmp1 = DAG.getNode(ISD::SELECT_CC, dl, Node->getValueType(0), Tmp1, Tmp2,
2940                        Tmp3, Tmp4, CC);
2941     Results.push_back(Tmp1);
2942     break;
2943   }
2944   case ISD::BR_CC: {
2945     Tmp1 = Node->getOperand(0);              // Chain
2946     Tmp2 = Node->getOperand(2);              // LHS
2947     Tmp3 = Node->getOperand(3);              // RHS
2948     Tmp4 = Node->getOperand(1);              // CC
2949
2950     LegalizeSetCCCondCode(TLI.getSetCCResultType(Tmp2.getValueType()),
2951                           Tmp2, Tmp3, Tmp4, dl);
2952     LastCALLSEQ_END = DAG.getEntryNode();
2953
2954     assert(!Tmp3.getNode() && "Can't legalize BR_CC with legal condition!");
2955     Tmp3 = DAG.getConstant(0, Tmp2.getValueType());
2956     Tmp4 = DAG.getCondCode(ISD::SETNE);
2957     Tmp1 = DAG.getNode(ISD::BR_CC, dl, Node->getValueType(0), Tmp1, Tmp4, Tmp2,
2958                        Tmp3, Node->getOperand(4));
2959     Results.push_back(Tmp1);
2960     break;
2961   }
2962   case ISD::GLOBAL_OFFSET_TABLE:
2963   case ISD::GlobalAddress:
2964   case ISD::GlobalTLSAddress:
2965   case ISD::ExternalSymbol:
2966   case ISD::ConstantPool:
2967   case ISD::JumpTable:
2968   case ISD::INTRINSIC_W_CHAIN:
2969   case ISD::INTRINSIC_WO_CHAIN:
2970   case ISD::INTRINSIC_VOID:
2971     // FIXME: Custom lowering for these operations shouldn't return null!
2972     for (unsigned i = 0, e = Node->getNumValues(); i != e; ++i)
2973       Results.push_back(SDValue(Node, i));
2974     break;
2975   }
2976 }
2977 void SelectionDAGLegalize::PromoteNode(SDNode *Node,
2978                                        SmallVectorImpl<SDValue> &Results) {
2979   EVT OVT = Node->getValueType(0);
2980   if (Node->getOpcode() == ISD::UINT_TO_FP ||
2981       Node->getOpcode() == ISD::SINT_TO_FP ||
2982       Node->getOpcode() == ISD::SETCC) {
2983     OVT = Node->getOperand(0).getValueType();
2984   }
2985   EVT NVT = TLI.getTypeToPromoteTo(Node->getOpcode(), OVT);
2986   DebugLoc dl = Node->getDebugLoc();
2987   SDValue Tmp1, Tmp2, Tmp3;
2988   switch (Node->getOpcode()) {
2989   case ISD::CTTZ:
2990   case ISD::CTLZ:
2991   case ISD::CTPOP:
2992     // Zero extend the argument.
2993     Tmp1 = DAG.getNode(ISD::ZERO_EXTEND, dl, NVT, Node->getOperand(0));
2994     // Perform the larger operation.
2995     Tmp1 = DAG.getNode(Node->getOpcode(), dl, NVT, Tmp1);
2996     if (Node->getOpcode() == ISD::CTTZ) {
2997       //if Tmp1 == sizeinbits(NVT) then Tmp1 = sizeinbits(Old VT)
2998       Tmp2 = DAG.getSetCC(dl, TLI.getSetCCResultType(NVT),
2999                           Tmp1, DAG.getConstant(NVT.getSizeInBits(), NVT),
3000                           ISD::SETEQ);
3001       Tmp1 = DAG.getNode(ISD::SELECT, dl, NVT, Tmp2,
3002                           DAG.getConstant(OVT.getSizeInBits(), NVT), Tmp1);
3003     } else if (Node->getOpcode() == ISD::CTLZ) {
3004       // Tmp1 = Tmp1 - (sizeinbits(NVT) - sizeinbits(Old VT))
3005       Tmp1 = DAG.getNode(ISD::SUB, dl, NVT, Tmp1,
3006                           DAG.getConstant(NVT.getSizeInBits() -
3007                                           OVT.getSizeInBits(), NVT));
3008     }
3009     Results.push_back(DAG.getNode(ISD::TRUNCATE, dl, OVT, Tmp1));
3010     break;
3011   case ISD::BSWAP: {
3012     unsigned DiffBits = NVT.getSizeInBits() - OVT.getSizeInBits();
3013     Tmp1 = DAG.getNode(ISD::ZERO_EXTEND, dl, NVT, Node->getOperand(0));
3014     Tmp1 = DAG.getNode(ISD::BSWAP, dl, NVT, Tmp1);
3015     Tmp1 = DAG.getNode(ISD::SRL, dl, NVT, Tmp1,
3016                           DAG.getConstant(DiffBits, TLI.getShiftAmountTy()));
3017     Results.push_back(Tmp1);
3018     break;
3019   }
3020   case ISD::FP_TO_UINT:
3021   case ISD::FP_TO_SINT:
3022     Tmp1 = PromoteLegalFP_TO_INT(Node->getOperand(0), Node->getValueType(0),
3023                                  Node->getOpcode() == ISD::FP_TO_SINT, dl);
3024     Results.push_back(Tmp1);
3025     break;
3026   case ISD::UINT_TO_FP:
3027   case ISD::SINT_TO_FP:
3028     Tmp1 = PromoteLegalINT_TO_FP(Node->getOperand(0), Node->getValueType(0),
3029                                  Node->getOpcode() == ISD::SINT_TO_FP, dl);
3030     Results.push_back(Tmp1);
3031     break;
3032   case ISD::AND:
3033   case ISD::OR:
3034   case ISD::XOR: {
3035     unsigned ExtOp, TruncOp;
3036     if (OVT.isVector()) {
3037       ExtOp   = ISD::BIT_CONVERT;
3038       TruncOp = ISD::BIT_CONVERT;
3039     } else if (OVT.isInteger()) {
3040       ExtOp   = ISD::ANY_EXTEND;
3041       TruncOp = ISD::TRUNCATE;
3042     } else {
3043       llvm_report_error("Cannot promote logic operation");
3044     }
3045     // Promote each of the values to the new type.
3046     Tmp1 = DAG.getNode(ExtOp, dl, NVT, Node->getOperand(0));
3047     Tmp2 = DAG.getNode(ExtOp, dl, NVT, Node->getOperand(1));
3048     // Perform the larger operation, then convert back
3049     Tmp1 = DAG.getNode(Node->getOpcode(), dl, NVT, Tmp1, Tmp2);
3050     Results.push_back(DAG.getNode(TruncOp, dl, OVT, Tmp1));
3051     break;
3052   }
3053   case ISD::SELECT: {
3054     unsigned ExtOp, TruncOp;
3055     if (Node->getValueType(0).isVector()) {
3056       ExtOp   = ISD::BIT_CONVERT;
3057       TruncOp = ISD::BIT_CONVERT;
3058     } else if (Node->getValueType(0).isInteger()) {
3059       ExtOp   = ISD::ANY_EXTEND;
3060       TruncOp = ISD::TRUNCATE;
3061     } else {
3062       ExtOp   = ISD::FP_EXTEND;
3063       TruncOp = ISD::FP_ROUND;
3064     }
3065     Tmp1 = Node->getOperand(0);
3066     // Promote each of the values to the new type.
3067     Tmp2 = DAG.getNode(ExtOp, dl, NVT, Node->getOperand(1));
3068     Tmp3 = DAG.getNode(ExtOp, dl, NVT, Node->getOperand(2));
3069     // Perform the larger operation, then round down.
3070     Tmp1 = DAG.getNode(ISD::SELECT, dl, NVT, Tmp1, Tmp2, Tmp3);
3071     if (TruncOp != ISD::FP_ROUND)
3072       Tmp1 = DAG.getNode(TruncOp, dl, Node->getValueType(0), Tmp1);
3073     else
3074       Tmp1 = DAG.getNode(TruncOp, dl, Node->getValueType(0), Tmp1,
3075                          DAG.getIntPtrConstant(0));
3076     Results.push_back(Tmp1);
3077     break;
3078   }
3079   case ISD::VECTOR_SHUFFLE: {
3080     SmallVector<int, 8> Mask;
3081     cast<ShuffleVectorSDNode>(Node)->getMask(Mask);
3082
3083     // Cast the two input vectors.
3084     Tmp1 = DAG.getNode(ISD::BIT_CONVERT, dl, NVT, Node->getOperand(0));
3085     Tmp2 = DAG.getNode(ISD::BIT_CONVERT, dl, NVT, Node->getOperand(1));
3086
3087     // Convert the shuffle mask to the right # elements.
3088     Tmp1 = ShuffleWithNarrowerEltType(NVT, OVT, dl, Tmp1, Tmp2, Mask);
3089     Tmp1 = DAG.getNode(ISD::BIT_CONVERT, dl, OVT, Tmp1);
3090     Results.push_back(Tmp1);
3091     break;
3092   }
3093   case ISD::SETCC: {
3094     unsigned ExtOp = ISD::FP_EXTEND;
3095     if (NVT.isInteger()) {
3096       ISD::CondCode CCCode =
3097         cast<CondCodeSDNode>(Node->getOperand(2))->get();
3098       ExtOp = isSignedIntSetCC(CCCode) ? ISD::SIGN_EXTEND : ISD::ZERO_EXTEND;
3099     }
3100     Tmp1 = DAG.getNode(ExtOp, dl, NVT, Node->getOperand(0));
3101     Tmp2 = DAG.getNode(ExtOp, dl, NVT, Node->getOperand(1));
3102     Results.push_back(DAG.getNode(ISD::SETCC, dl, Node->getValueType(0),
3103                                   Tmp1, Tmp2, Node->getOperand(2)));
3104     break;
3105   }
3106   }
3107 }
3108
3109 // SelectionDAG::Legalize - This is the entry point for the file.
3110 //
3111 void SelectionDAG::Legalize(CodeGenOpt::Level OptLevel) {
3112   /// run - This is the main entry point to this class.
3113   ///
3114   SelectionDAGLegalize(*this, OptLevel).LegalizeDAG();
3115 }
3116