Port some integer multiplication fixes from LegalizeDAG.
[oota-llvm.git] / lib / CodeGen / SelectionDAG / LegalizeIntegerTypes.cpp
1 //===----- LegalizeIntegerTypes.cpp - Legalization of integer types -------===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 // This file implements integer type expansion and promotion for LegalizeTypes.
11 // Promotion is the act of changing a computation in an illegal type into a
12 // computation in a larger type.  For example, implementing i8 arithmetic in an
13 // i32 register (often needed on powerpc).
14 // Expansion is the act of changing a computation in an illegal type into a
15 // computation in two identical registers of a smaller type.  For example,
16 // implementing i64 arithmetic in two i32 registers (often needed on 32-bit
17 // targets).
18 //
19 //===----------------------------------------------------------------------===//
20
21 #include "LegalizeTypes.h"
22 #include "llvm/Constants.h"
23 using namespace llvm;
24
25 //===----------------------------------------------------------------------===//
26 //  Integer Result Promotion
27 //===----------------------------------------------------------------------===//
28
29 /// PromoteIntegerResult - This method is called when a result of a node is
30 /// found to be in need of promotion to a larger type.  At this point, the node
31 /// may also have invalid operands or may have other results that need
32 /// expansion, we just know that (at least) one result needs promotion.
33 void DAGTypeLegalizer::PromoteIntegerResult(SDNode *N, unsigned ResNo) {
34   DEBUG(cerr << "Promote integer result: "; N->dump(&DAG); cerr << "\n");
35   SDOperand Result = SDOperand();
36
37   switch (N->getOpcode()) {
38   default:
39 #ifndef NDEBUG
40     cerr << "PromoteIntegerResult #" << ResNo << ": ";
41     N->dump(&DAG); cerr << "\n";
42 #endif
43     assert(0 && "Do not know how to promote this operator!");
44     abort();
45   case ISD::UNDEF:    Result = PromoteIntRes_UNDEF(N); break;
46   case ISD::Constant: Result = PromoteIntRes_Constant(N); break;
47
48   case ISD::TRUNCATE:    Result = PromoteIntRes_TRUNCATE(N); break;
49   case ISD::SIGN_EXTEND:
50   case ISD::ZERO_EXTEND:
51   case ISD::ANY_EXTEND:  Result = PromoteIntRes_INT_EXTEND(N); break;
52   case ISD::FP_ROUND:    Result = PromoteIntRes_FP_ROUND(N); break;
53   case ISD::FP_TO_SINT:
54   case ISD::FP_TO_UINT:  Result = PromoteIntRes_FP_TO_XINT(N); break;
55   case ISD::SETCC:    Result = PromoteIntRes_SETCC(N); break;
56   case ISD::LOAD:     Result = PromoteIntRes_LOAD(cast<LoadSDNode>(N)); break;
57   case ISD::BUILD_PAIR:  Result = PromoteIntRes_BUILD_PAIR(N); break;
58   case ISD::BIT_CONVERT: Result = PromoteIntRes_BIT_CONVERT(N); break;
59
60   case ISD::AND:
61   case ISD::OR:
62   case ISD::XOR:
63   case ISD::ADD:
64   case ISD::SUB:
65   case ISD::MUL:      Result = PromoteIntRes_SimpleIntBinOp(N); break;
66
67   case ISD::SDIV:
68   case ISD::SREM:     Result = PromoteIntRes_SDIV(N); break;
69
70   case ISD::UDIV:
71   case ISD::UREM:     Result = PromoteIntRes_UDIV(N); break;
72
73   case ISD::SHL:      Result = PromoteIntRes_SHL(N); break;
74   case ISD::SRA:      Result = PromoteIntRes_SRA(N); break;
75   case ISD::SRL:      Result = PromoteIntRes_SRL(N); break;
76
77   case ISD::SELECT:    Result = PromoteIntRes_SELECT(N); break;
78   case ISD::SELECT_CC: Result = PromoteIntRes_SELECT_CC(N); break;
79
80   case ISD::CTLZ:     Result = PromoteIntRes_CTLZ(N); break;
81   case ISD::CTPOP:    Result = PromoteIntRes_CTPOP(N); break;
82   case ISD::CTTZ:     Result = PromoteIntRes_CTTZ(N); break;
83
84   case ISD::EXTRACT_VECTOR_ELT:
85     Result = PromoteIntRes_EXTRACT_VECTOR_ELT(N);
86     break;
87   }
88
89   // If Result is null, the sub-method took care of registering the result.
90   if (Result.Val)
91     SetPromotedInteger(SDOperand(N, ResNo), Result);
92 }
93
94 SDOperand DAGTypeLegalizer::PromoteIntRes_UNDEF(SDNode *N) {
95   return DAG.getNode(ISD::UNDEF, TLI.getTypeToTransformTo(N->getValueType(0)));
96 }
97
98 SDOperand DAGTypeLegalizer::PromoteIntRes_Constant(SDNode *N) {
99   MVT VT = N->getValueType(0);
100   // Zero extend things like i1, sign extend everything else.  It shouldn't
101   // matter in theory which one we pick, but this tends to give better code?
102   unsigned Opc = VT.isByteSized() ? ISD::SIGN_EXTEND : ISD::ZERO_EXTEND;
103   SDOperand Result = DAG.getNode(Opc, TLI.getTypeToTransformTo(VT),
104                                  SDOperand(N, 0));
105   assert(isa<ConstantSDNode>(Result) && "Didn't constant fold ext?");
106   return Result;
107 }
108
109 SDOperand DAGTypeLegalizer::PromoteIntRes_TRUNCATE(SDNode *N) {
110   SDOperand Res;
111
112   switch (getTypeAction(N->getOperand(0).getValueType())) {
113   default: assert(0 && "Unknown type action!");
114   case Legal:
115   case ExpandInteger:
116     Res = N->getOperand(0);
117     break;
118   case PromoteInteger:
119     Res = GetPromotedInteger(N->getOperand(0));
120     break;
121   }
122
123   MVT NVT = TLI.getTypeToTransformTo(N->getValueType(0));
124   assert(Res.getValueType().getSizeInBits() >= NVT.getSizeInBits() &&
125          "Truncation doesn't make sense!");
126   if (Res.getValueType() == NVT)
127     return Res;
128
129   // Truncate to NVT instead of VT
130   return DAG.getNode(ISD::TRUNCATE, NVT, Res);
131 }
132
133 SDOperand DAGTypeLegalizer::PromoteIntRes_INT_EXTEND(SDNode *N) {
134   MVT NVT = TLI.getTypeToTransformTo(N->getValueType(0));
135
136   if (getTypeAction(N->getOperand(0).getValueType()) == PromoteInteger) {
137     SDOperand Res = GetPromotedInteger(N->getOperand(0));
138     assert(Res.getValueType().getSizeInBits() <= NVT.getSizeInBits() &&
139            "Extension doesn't make sense!");
140
141     // If the result and operand types are the same after promotion, simplify
142     // to an in-register extension.
143     if (NVT == Res.getValueType()) {
144       // The high bits are not guaranteed to be anything.  Insert an extend.
145       if (N->getOpcode() == ISD::SIGN_EXTEND)
146         return DAG.getNode(ISD::SIGN_EXTEND_INREG, NVT, Res,
147                            DAG.getValueType(N->getOperand(0).getValueType()));
148       if (N->getOpcode() == ISD::ZERO_EXTEND)
149         return DAG.getZeroExtendInReg(Res, N->getOperand(0).getValueType());
150       assert(N->getOpcode() == ISD::ANY_EXTEND && "Unknown integer extension!");
151       return Res;
152     }
153   }
154
155   // Otherwise, just extend the original operand all the way to the larger type.
156   return DAG.getNode(N->getOpcode(), NVT, N->getOperand(0));
157 }
158
159 SDOperand DAGTypeLegalizer::PromoteIntRes_FP_ROUND(SDNode *N) {
160   // NOTE: Assumes input is legal.
161   if (N->getConstantOperandVal(1) == 0)
162     return DAG.getNode(ISD::FP_ROUND_INREG, N->getOperand(0).getValueType(),
163                        N->getOperand(0), DAG.getValueType(N->getValueType(0)));
164   // If the precision discard isn't needed, just return the operand unrounded.
165   return N->getOperand(0);
166 }
167
168 SDOperand DAGTypeLegalizer::PromoteIntRes_FP_TO_XINT(SDNode *N) {
169   unsigned NewOpc = N->getOpcode();
170   MVT NVT = TLI.getTypeToTransformTo(N->getValueType(0));
171
172   // If we're promoting a UINT to a larger size, check to see if the new node
173   // will be legal.  If it isn't, check to see if FP_TO_SINT is legal, since
174   // we can use that instead.  This allows us to generate better code for
175   // FP_TO_UINT for small destination sizes on targets where FP_TO_UINT is not
176   // legal, such as PowerPC.
177   if (N->getOpcode() == ISD::FP_TO_UINT) {
178     if (!TLI.isOperationLegal(ISD::FP_TO_UINT, NVT) &&
179         (TLI.isOperationLegal(ISD::FP_TO_SINT, NVT) ||
180          TLI.getOperationAction(ISD::FP_TO_SINT, NVT)==TargetLowering::Custom))
181       NewOpc = ISD::FP_TO_SINT;
182   }
183
184   return DAG.getNode(NewOpc, NVT, N->getOperand(0));
185 }
186
187 SDOperand DAGTypeLegalizer::PromoteIntRes_SETCC(SDNode *N) {
188   assert(isTypeLegal(TLI.getSetCCResultType(N->getOperand(0)))
189          && "SetCC type is not legal??");
190   return DAG.getNode(ISD::SETCC, TLI.getSetCCResultType(N->getOperand(0)),
191                      N->getOperand(0), N->getOperand(1), N->getOperand(2));
192 }
193
194 SDOperand DAGTypeLegalizer::PromoteIntRes_LOAD(LoadSDNode *N) {
195   assert(ISD::isUNINDEXEDLoad(N) && "Indexed load during type legalization!");
196   MVT NVT = TLI.getTypeToTransformTo(N->getValueType(0));
197   ISD::LoadExtType ExtType =
198     ISD::isNON_EXTLoad(N) ? ISD::EXTLOAD : N->getExtensionType();
199   SDOperand Res = DAG.getExtLoad(ExtType, NVT, N->getChain(), N->getBasePtr(),
200                                  N->getSrcValue(), N->getSrcValueOffset(),
201                                  N->getMemoryVT(), N->isVolatile(),
202                                  N->getAlignment());
203
204   // Legalized the chain result - switch anything that used the old chain to
205   // use the new one.
206   ReplaceValueWith(SDOperand(N, 1), Res.getValue(1));
207   return Res;
208 }
209
210 SDOperand DAGTypeLegalizer::PromoteIntRes_BUILD_PAIR(SDNode *N) {
211   // The pair element type may be legal, or may not promote to the same type as
212   // the result, for example i14 = BUILD_PAIR (i7, i7).  Handle all cases.
213   return DAG.getNode(ISD::ANY_EXTEND,
214                      TLI.getTypeToTransformTo(N->getValueType(0)),
215                      JoinIntegers(N->getOperand(0), N->getOperand(1)));
216 }
217
218 SDOperand DAGTypeLegalizer::PromoteIntRes_BIT_CONVERT(SDNode *N) {
219   SDOperand InOp = N->getOperand(0);
220   MVT InVT = InOp.getValueType();
221   MVT NInVT = TLI.getTypeToTransformTo(InVT);
222   MVT OutVT = TLI.getTypeToTransformTo(N->getValueType(0));
223
224   switch (getTypeAction(InVT)) {
225   default:
226     assert(false && "Unknown type action!");
227     break;
228   case Legal:
229     break;
230   case PromoteInteger:
231     if (OutVT.getSizeInBits() == NInVT.getSizeInBits())
232       // The input promotes to the same size.  Convert the promoted value.
233       return DAG.getNode(ISD::BIT_CONVERT, OutVT, GetPromotedInteger(InOp));
234     break;
235   case SoftenFloat:
236     // Promote the integer operand by hand.
237     return DAG.getNode(ISD::ANY_EXTEND, OutVT, GetSoftenedFloat(InOp));
238   case ExpandInteger:
239   case ExpandFloat:
240     break;
241   case Scalarize:
242     // Convert the element to an integer and promote it by hand.
243     return DAG.getNode(ISD::ANY_EXTEND, OutVT,
244                        BitConvertToInteger(GetScalarizedVector(InOp)));
245   case Split:
246     // For example, i32 = BIT_CONVERT v2i16 on alpha.  Convert the split
247     // pieces of the input into integers and reassemble in the final type.
248     SDOperand Lo, Hi;
249     GetSplitVector(N->getOperand(0), Lo, Hi);
250     Lo = BitConvertToInteger(Lo);
251     Hi = BitConvertToInteger(Hi);
252
253     if (TLI.isBigEndian())
254       std::swap(Lo, Hi);
255
256     InOp = DAG.getNode(ISD::ANY_EXTEND,
257                        MVT::getIntegerVT(OutVT.getSizeInBits()),
258                        JoinIntegers(Lo, Hi));
259     return DAG.getNode(ISD::BIT_CONVERT, OutVT, InOp);
260   }
261
262   // Otherwise, lower the bit-convert to a store/load from the stack, then
263   // promote the load.
264   SDOperand Op = CreateStackStoreLoad(InOp, N->getValueType(0));
265   return PromoteIntRes_LOAD(cast<LoadSDNode>(Op.Val));
266 }
267
268 SDOperand DAGTypeLegalizer::PromoteIntRes_SimpleIntBinOp(SDNode *N) {
269   // The input may have strange things in the top bits of the registers, but
270   // these operations don't care.  They may have weird bits going out, but
271   // that too is okay if they are integer operations.
272   SDOperand LHS = GetPromotedInteger(N->getOperand(0));
273   SDOperand RHS = GetPromotedInteger(N->getOperand(1));
274   return DAG.getNode(N->getOpcode(), LHS.getValueType(), LHS, RHS);
275 }
276
277 SDOperand DAGTypeLegalizer::PromoteIntRes_SDIV(SDNode *N) {
278   // Sign extend the input.
279   SDOperand LHS = GetPromotedInteger(N->getOperand(0));
280   SDOperand RHS = GetPromotedInteger(N->getOperand(1));
281   MVT VT = N->getValueType(0);
282   LHS = DAG.getNode(ISD::SIGN_EXTEND_INREG, LHS.getValueType(), LHS,
283                     DAG.getValueType(VT));
284   RHS = DAG.getNode(ISD::SIGN_EXTEND_INREG, RHS.getValueType(), RHS,
285                     DAG.getValueType(VT));
286
287   return DAG.getNode(N->getOpcode(), LHS.getValueType(), LHS, RHS);
288 }
289
290 SDOperand DAGTypeLegalizer::PromoteIntRes_UDIV(SDNode *N) {
291   // Zero extend the input.
292   SDOperand LHS = GetPromotedInteger(N->getOperand(0));
293   SDOperand RHS = GetPromotedInteger(N->getOperand(1));
294   MVT VT = N->getValueType(0);
295   LHS = DAG.getZeroExtendInReg(LHS, VT);
296   RHS = DAG.getZeroExtendInReg(RHS, VT);
297
298   return DAG.getNode(N->getOpcode(), LHS.getValueType(), LHS, RHS);
299 }
300
301 SDOperand DAGTypeLegalizer::PromoteIntRes_SHL(SDNode *N) {
302   return DAG.getNode(ISD::SHL, TLI.getTypeToTransformTo(N->getValueType(0)),
303                      GetPromotedInteger(N->getOperand(0)), N->getOperand(1));
304 }
305
306 SDOperand DAGTypeLegalizer::PromoteIntRes_SRA(SDNode *N) {
307   // The input value must be properly sign extended.
308   MVT VT = N->getValueType(0);
309   MVT NVT = TLI.getTypeToTransformTo(VT);
310   SDOperand Res = GetPromotedInteger(N->getOperand(0));
311   Res = DAG.getNode(ISD::SIGN_EXTEND_INREG, NVT, Res, DAG.getValueType(VT));
312   return DAG.getNode(ISD::SRA, NVT, Res, N->getOperand(1));
313 }
314
315 SDOperand DAGTypeLegalizer::PromoteIntRes_SRL(SDNode *N) {
316   // The input value must be properly zero extended.
317   MVT VT = N->getValueType(0);
318   MVT NVT = TLI.getTypeToTransformTo(VT);
319   SDOperand Res = ZExtPromotedInteger(N->getOperand(0));
320   return DAG.getNode(ISD::SRL, NVT, Res, N->getOperand(1));
321 }
322
323 SDOperand DAGTypeLegalizer::PromoteIntRes_SELECT(SDNode *N) {
324   SDOperand LHS = GetPromotedInteger(N->getOperand(1));
325   SDOperand RHS = GetPromotedInteger(N->getOperand(2));
326   return DAG.getNode(ISD::SELECT, LHS.getValueType(), N->getOperand(0),LHS,RHS);
327 }
328
329 SDOperand DAGTypeLegalizer::PromoteIntRes_SELECT_CC(SDNode *N) {
330   SDOperand LHS = GetPromotedInteger(N->getOperand(2));
331   SDOperand RHS = GetPromotedInteger(N->getOperand(3));
332   return DAG.getNode(ISD::SELECT_CC, LHS.getValueType(), N->getOperand(0),
333                      N->getOperand(1), LHS, RHS, N->getOperand(4));
334 }
335
336 SDOperand DAGTypeLegalizer::PromoteIntRes_CTLZ(SDNode *N) {
337   SDOperand Op = GetPromotedInteger(N->getOperand(0));
338   MVT OVT = N->getValueType(0);
339   MVT NVT = Op.getValueType();
340   // Zero extend to the promoted type and do the count there.
341   Op = DAG.getNode(ISD::CTLZ, NVT, DAG.getZeroExtendInReg(Op, OVT));
342   // Subtract off the extra leading bits in the bigger type.
343   return DAG.getNode(ISD::SUB, NVT, Op,
344                      DAG.getConstant(NVT.getSizeInBits() -
345                                      OVT.getSizeInBits(), NVT));
346 }
347
348 SDOperand DAGTypeLegalizer::PromoteIntRes_CTPOP(SDNode *N) {
349   SDOperand Op = GetPromotedInteger(N->getOperand(0));
350   MVT OVT = N->getValueType(0);
351   MVT NVT = Op.getValueType();
352   // Zero extend to the promoted type and do the count there.
353   return DAG.getNode(ISD::CTPOP, NVT, DAG.getZeroExtendInReg(Op, OVT));
354 }
355
356 SDOperand DAGTypeLegalizer::PromoteIntRes_CTTZ(SDNode *N) {
357   SDOperand Op = GetPromotedInteger(N->getOperand(0));
358   MVT OVT = N->getValueType(0);
359   MVT NVT = Op.getValueType();
360   // The count is the same in the promoted type except if the original
361   // value was zero.  This can be handled by setting the bit just off
362   // the top of the original type.
363   Op = DAG.getNode(ISD::OR, NVT, Op,
364                    // FIXME: Do this using an APINT constant.
365                    DAG.getConstant(1UL << OVT.getSizeInBits(), NVT));
366   return DAG.getNode(ISD::CTTZ, NVT, Op);
367 }
368
369 SDOperand DAGTypeLegalizer::PromoteIntRes_EXTRACT_VECTOR_ELT(SDNode *N) {
370   MVT OldVT = N->getValueType(0);
371   SDOperand OldVec = N->getOperand(0);
372   unsigned OldElts = OldVec.getValueType().getVectorNumElements();
373
374   if (OldElts == 1) {
375     assert(!isTypeLegal(OldVec.getValueType()) &&
376            "Legal one-element vector of a type needing promotion!");
377     // It is tempting to follow GetScalarizedVector by a call to
378     // GetPromotedInteger, but this would be wrong because the
379     // scalarized value may not yet have been processed.
380     return DAG.getNode(ISD::ANY_EXTEND, TLI.getTypeToTransformTo(OldVT),
381                        GetScalarizedVector(OldVec));
382   }
383
384   // Convert to a vector half as long with an element type of twice the width,
385   // for example <4 x i16> -> <2 x i32>.
386   assert(!(OldElts & 1) && "Odd length vectors not supported!");
387   MVT NewVT = MVT::getIntegerVT(2 * OldVT.getSizeInBits());
388   assert(OldVT.isSimple() && NewVT.isSimple());
389
390   SDOperand NewVec = DAG.getNode(ISD::BIT_CONVERT,
391                                  MVT::getVectorVT(NewVT, OldElts / 2),
392                                  OldVec);
393
394   // Extract the element at OldIdx / 2 from the new vector.
395   SDOperand OldIdx = N->getOperand(1);
396   SDOperand NewIdx = DAG.getNode(ISD::SRL, OldIdx.getValueType(), OldIdx,
397                                  DAG.getConstant(1, TLI.getShiftAmountTy()));
398   SDOperand Elt = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, NewVT, NewVec, NewIdx);
399
400   // Select the appropriate half of the element: Lo if OldIdx was even,
401   // Hi if it was odd.
402   SDOperand Lo = Elt;
403   SDOperand Hi = DAG.getNode(ISD::SRL, NewVT, Elt,
404                              DAG.getConstant(OldVT.getSizeInBits(),
405                                              TLI.getShiftAmountTy()));
406   if (TLI.isBigEndian())
407     std::swap(Lo, Hi);
408
409   SDOperand Odd = DAG.getNode(ISD::AND, OldIdx.getValueType(), OldIdx,
410                               DAG.getConstant(1, TLI.getShiftAmountTy()));
411   return DAG.getNode(ISD::SELECT, NewVT, Odd, Hi, Lo);
412 }
413
414 //===----------------------------------------------------------------------===//
415 //  Integer Operand Promotion
416 //===----------------------------------------------------------------------===//
417
418 /// PromoteIntegerOperand - This method is called when the specified operand of
419 /// the specified node is found to need promotion.  At this point, all of the
420 /// result types of the node are known to be legal, but other operands of the
421 /// node may need promotion or expansion as well as the specified one.
422 bool DAGTypeLegalizer::PromoteIntegerOperand(SDNode *N, unsigned OpNo) {
423   DEBUG(cerr << "Promote integer operand: "; N->dump(&DAG); cerr << "\n");
424   SDOperand Res;
425   switch (N->getOpcode()) {
426     default:
427 #ifndef NDEBUG
428     cerr << "PromoteIntegerOperand Op #" << OpNo << ": ";
429     N->dump(&DAG); cerr << "\n";
430 #endif
431     assert(0 && "Do not know how to promote this operator's operand!");
432     abort();
433
434   case ISD::ANY_EXTEND:  Res = PromoteIntOp_ANY_EXTEND(N); break;
435   case ISD::ZERO_EXTEND: Res = PromoteIntOp_ZERO_EXTEND(N); break;
436   case ISD::SIGN_EXTEND: Res = PromoteIntOp_SIGN_EXTEND(N); break;
437   case ISD::TRUNCATE:    Res = PromoteIntOp_TRUNCATE(N); break;
438   case ISD::FP_EXTEND:   Res = PromoteIntOp_FP_EXTEND(N); break;
439   case ISD::FP_ROUND:    Res = PromoteIntOp_FP_ROUND(N); break;
440   case ISD::SINT_TO_FP:
441   case ISD::UINT_TO_FP:  Res = PromoteIntOp_INT_TO_FP(N); break;
442   case ISD::BUILD_PAIR:  Res = PromoteIntOp_BUILD_PAIR(N); break;
443
444   case ISD::SELECT:      Res = PromoteIntOp_SELECT(N, OpNo); break;
445   case ISD::BRCOND:      Res = PromoteIntOp_BRCOND(N, OpNo); break;
446   case ISD::BR_CC:       Res = PromoteIntOp_BR_CC(N, OpNo); break;
447   case ISD::SETCC:       Res = PromoteIntOp_SETCC(N, OpNo); break;
448
449   case ISD::STORE:       Res = PromoteIntOp_STORE(cast<StoreSDNode>(N),
450                                                     OpNo); break;
451
452   case ISD::BUILD_VECTOR: Res = PromoteIntOp_BUILD_VECTOR(N); break;
453   case ISD::INSERT_VECTOR_ELT:
454     Res = PromoteIntOp_INSERT_VECTOR_ELT(N, OpNo);
455     break;
456
457   case ISD::MEMBARRIER:  Res = PromoteIntOp_MEMBARRIER(N); break;
458   }
459
460   // If the result is null, the sub-method took care of registering results etc.
461   if (!Res.Val) return false;
462   // If the result is N, the sub-method updated N in place.
463   if (Res.Val == N) {
464     // Mark N as new and remark N and its operands.  This allows us to correctly
465     // revisit N if it needs another step of promotion and allows us to visit
466     // any new operands to N.
467     ReanalyzeNode(N);
468     return true;
469   }
470
471   assert(Res.getValueType() == N->getValueType(0) && N->getNumValues() == 1 &&
472          "Invalid operand expansion");
473
474   ReplaceValueWith(SDOperand(N, 0), Res);
475   return false;
476 }
477
478 SDOperand DAGTypeLegalizer::PromoteIntOp_ANY_EXTEND(SDNode *N) {
479   SDOperand Op = GetPromotedInteger(N->getOperand(0));
480   return DAG.getNode(ISD::ANY_EXTEND, N->getValueType(0), Op);
481 }
482
483 SDOperand DAGTypeLegalizer::PromoteIntOp_ZERO_EXTEND(SDNode *N) {
484   SDOperand Op = GetPromotedInteger(N->getOperand(0));
485   Op = DAG.getNode(ISD::ANY_EXTEND, N->getValueType(0), Op);
486   return DAG.getZeroExtendInReg(Op, N->getOperand(0).getValueType());
487 }
488
489 SDOperand DAGTypeLegalizer::PromoteIntOp_SIGN_EXTEND(SDNode *N) {
490   SDOperand Op = GetPromotedInteger(N->getOperand(0));
491   Op = DAG.getNode(ISD::ANY_EXTEND, N->getValueType(0), Op);
492   return DAG.getNode(ISD::SIGN_EXTEND_INREG, Op.getValueType(),
493                      Op, DAG.getValueType(N->getOperand(0).getValueType()));
494 }
495
496 SDOperand DAGTypeLegalizer::PromoteIntOp_TRUNCATE(SDNode *N) {
497   SDOperand Op = GetPromotedInteger(N->getOperand(0));
498   return DAG.getNode(ISD::TRUNCATE, N->getValueType(0), Op);
499 }
500
501 SDOperand DAGTypeLegalizer::PromoteIntOp_FP_EXTEND(SDNode *N) {
502   SDOperand Op = GetPromotedInteger(N->getOperand(0));
503   return DAG.getNode(ISD::FP_EXTEND, N->getValueType(0), Op);
504 }
505
506 SDOperand DAGTypeLegalizer::PromoteIntOp_FP_ROUND(SDNode *N) {
507   SDOperand Op = GetPromotedInteger(N->getOperand(0));
508   return DAG.getNode(ISD::FP_ROUND, N->getValueType(0), Op,
509                      DAG.getIntPtrConstant(0));
510 }
511
512 SDOperand DAGTypeLegalizer::PromoteIntOp_INT_TO_FP(SDNode *N) {
513   SDOperand In = GetPromotedInteger(N->getOperand(0));
514   MVT OpVT = N->getOperand(0).getValueType();
515   if (N->getOpcode() == ISD::UINT_TO_FP)
516     In = DAG.getZeroExtendInReg(In, OpVT);
517   else
518     In = DAG.getNode(ISD::SIGN_EXTEND_INREG, In.getValueType(),
519                      In, DAG.getValueType(OpVT));
520
521   return DAG.UpdateNodeOperands(SDOperand(N, 0), In);
522 }
523
524 SDOperand DAGTypeLegalizer::PromoteIntOp_BUILD_PAIR(SDNode *N) {
525   // Since the result type is legal, the operands must promote to it.
526   MVT OVT = N->getOperand(0).getValueType();
527   SDOperand Lo = GetPromotedInteger(N->getOperand(0));
528   SDOperand Hi = GetPromotedInteger(N->getOperand(1));
529   assert(Lo.getValueType() == N->getValueType(0) && "Operand over promoted?");
530
531   Lo = DAG.getZeroExtendInReg(Lo, OVT);
532   Hi = DAG.getNode(ISD::SHL, N->getValueType(0), Hi,
533                    DAG.getConstant(OVT.getSizeInBits(),
534                                    TLI.getShiftAmountTy()));
535   return DAG.getNode(ISD::OR, N->getValueType(0), Lo, Hi);
536 }
537
538 SDOperand DAGTypeLegalizer::PromoteIntOp_SELECT(SDNode *N, unsigned OpNo) {
539   assert(OpNo == 0 && "Only know how to promote condition");
540   SDOperand Cond = GetPromotedInteger(N->getOperand(0));  // Promote condition.
541
542   // The top bits of the promoted condition are not necessarily zero, ensure
543   // that the value is properly zero extended.
544   unsigned BitWidth = Cond.getValueSizeInBits();
545   if (!DAG.MaskedValueIsZero(Cond,
546                              APInt::getHighBitsSet(BitWidth, BitWidth-1)))
547     Cond = DAG.getZeroExtendInReg(Cond, MVT::i1);
548
549   // The chain (Op#0) and basic block destination (Op#2) are always legal types.
550   return DAG.UpdateNodeOperands(SDOperand(N, 0), Cond, N->getOperand(1),
551                                 N->getOperand(2));
552 }
553
554 SDOperand DAGTypeLegalizer::PromoteIntOp_BRCOND(SDNode *N, unsigned OpNo) {
555   assert(OpNo == 1 && "only know how to promote condition");
556   SDOperand Cond = GetPromotedInteger(N->getOperand(1));  // Promote condition.
557
558   // The top bits of the promoted condition are not necessarily zero, ensure
559   // that the value is properly zero extended.
560   unsigned BitWidth = Cond.getValueSizeInBits();
561   if (!DAG.MaskedValueIsZero(Cond,
562                              APInt::getHighBitsSet(BitWidth, BitWidth-1)))
563     Cond = DAG.getZeroExtendInReg(Cond, MVT::i1);
564
565   // The chain (Op#0) and basic block destination (Op#2) are always legal types.
566   return DAG.UpdateNodeOperands(SDOperand(N, 0), N->getOperand(0), Cond,
567                                 N->getOperand(2));
568 }
569
570 SDOperand DAGTypeLegalizer::PromoteIntOp_BR_CC(SDNode *N, unsigned OpNo) {
571   assert(OpNo == 2 && "Don't know how to promote this operand");
572
573   SDOperand LHS = N->getOperand(2);
574   SDOperand RHS = N->getOperand(3);
575   PromoteSetCCOperands(LHS, RHS, cast<CondCodeSDNode>(N->getOperand(1))->get());
576
577   // The chain (Op#0), CC (#1) and basic block destination (Op#4) are always
578   // legal types.
579   return DAG.UpdateNodeOperands(SDOperand(N, 0), N->getOperand(0),
580                                 N->getOperand(1), LHS, RHS, N->getOperand(4));
581 }
582
583 SDOperand DAGTypeLegalizer::PromoteIntOp_SETCC(SDNode *N, unsigned OpNo) {
584   assert(OpNo == 0 && "Don't know how to promote this operand");
585
586   SDOperand LHS = N->getOperand(0);
587   SDOperand RHS = N->getOperand(1);
588   PromoteSetCCOperands(LHS, RHS, cast<CondCodeSDNode>(N->getOperand(2))->get());
589
590   // The CC (#2) is always legal.
591   return DAG.UpdateNodeOperands(SDOperand(N, 0), LHS, RHS, N->getOperand(2));
592 }
593
594 /// PromoteSetCCOperands - Promote the operands of a comparison.  This code is
595 /// shared among BR_CC, SELECT_CC, and SETCC handlers.
596 void DAGTypeLegalizer::PromoteSetCCOperands(SDOperand &NewLHS,SDOperand &NewRHS,
597                                             ISD::CondCode CCCode) {
598   MVT VT = NewLHS.getValueType();
599
600   // Get the promoted values.
601   NewLHS = GetPromotedInteger(NewLHS);
602   NewRHS = GetPromotedInteger(NewRHS);
603
604   // If this is an FP compare, the operands have already been extended.
605   if (!NewLHS.getValueType().isInteger())
606     return;
607
608   // Otherwise, we have to insert explicit sign or zero extends.  Note
609   // that we could insert sign extends for ALL conditions, but zero extend
610   // is cheaper on many machines (an AND instead of two shifts), so prefer
611   // it.
612   switch (CCCode) {
613   default: assert(0 && "Unknown integer comparison!");
614   case ISD::SETEQ:
615   case ISD::SETNE:
616   case ISD::SETUGE:
617   case ISD::SETUGT:
618   case ISD::SETULE:
619   case ISD::SETULT:
620     // ALL of these operations will work if we either sign or zero extend
621     // the operands (including the unsigned comparisons!).  Zero extend is
622     // usually a simpler/cheaper operation, so prefer it.
623     NewLHS = DAG.getZeroExtendInReg(NewLHS, VT);
624     NewRHS = DAG.getZeroExtendInReg(NewRHS, VT);
625     return;
626   case ISD::SETGE:
627   case ISD::SETGT:
628   case ISD::SETLT:
629   case ISD::SETLE:
630     NewLHS = DAG.getNode(ISD::SIGN_EXTEND_INREG, NewLHS.getValueType(), NewLHS,
631                          DAG.getValueType(VT));
632     NewRHS = DAG.getNode(ISD::SIGN_EXTEND_INREG, NewRHS.getValueType(), NewRHS,
633                          DAG.getValueType(VT));
634     return;
635   }
636 }
637
638 SDOperand DAGTypeLegalizer::PromoteIntOp_STORE(StoreSDNode *N, unsigned OpNo){
639   assert(ISD::isUNINDEXEDStore(N) && "Indexed store during type legalization!");
640   SDOperand Ch = N->getChain(), Ptr = N->getBasePtr();
641   int SVOffset = N->getSrcValueOffset();
642   unsigned Alignment = N->getAlignment();
643   bool isVolatile = N->isVolatile();
644
645   SDOperand Val = GetPromotedInteger(N->getValue());  // Get promoted value.
646
647   assert(!N->isTruncatingStore() && "Cannot promote this store operand!");
648
649   // Truncate the value and store the result.
650   return DAG.getTruncStore(Ch, Val, Ptr, N->getSrcValue(),
651                            SVOffset, N->getMemoryVT(),
652                            isVolatile, Alignment);
653 }
654
655 SDOperand DAGTypeLegalizer::PromoteIntOp_BUILD_VECTOR(SDNode *N) {
656   // The vector type is legal but the element type is not.  This implies
657   // that the vector is a power-of-two in length and that the element
658   // type does not have a strange size (eg: it is not i1).
659   MVT VecVT = N->getValueType(0);
660   unsigned NumElts = VecVT.getVectorNumElements();
661   assert(!(NumElts & 1) && "Legal vector of one illegal element?");
662
663   // Build a vector of half the length out of elements of twice the bitwidth.
664   // For example <4 x i16> -> <2 x i32>.
665   MVT OldVT = N->getOperand(0).getValueType();
666   MVT NewVT = MVT::getIntegerVT(2 * OldVT.getSizeInBits());
667   assert(OldVT.isSimple() && NewVT.isSimple());
668
669   std::vector<SDOperand> NewElts;
670   NewElts.reserve(NumElts/2);
671
672   for (unsigned i = 0; i < NumElts; i += 2) {
673     // Combine two successive elements into one promoted element.
674     SDOperand Lo = N->getOperand(i);
675     SDOperand Hi = N->getOperand(i+1);
676     if (TLI.isBigEndian())
677       std::swap(Lo, Hi);
678     NewElts.push_back(JoinIntegers(Lo, Hi));
679   }
680
681   SDOperand NewVec = DAG.getNode(ISD::BUILD_VECTOR,
682                                  MVT::getVectorVT(NewVT, NewElts.size()),
683                                  &NewElts[0], NewElts.size());
684
685   // Convert the new vector to the old vector type.
686   return DAG.getNode(ISD::BIT_CONVERT, VecVT, NewVec);
687 }
688
689 SDOperand DAGTypeLegalizer::PromoteIntOp_INSERT_VECTOR_ELT(SDNode *N,
690                                                              unsigned OpNo) {
691   if (OpNo == 1) {
692     // Promote the inserted value.  This is valid because the type does not
693     // have to match the vector element type.
694
695     // Check that any extra bits introduced will be truncated away.
696     assert(N->getOperand(1).getValueType().getSizeInBits() >=
697            N->getValueType(0).getVectorElementType().getSizeInBits() &&
698            "Type of inserted value narrower than vector element type!");
699     return DAG.UpdateNodeOperands(SDOperand(N, 0), N->getOperand(0),
700                                   GetPromotedInteger(N->getOperand(1)),
701                                   N->getOperand(2));
702   }
703
704   assert(OpNo == 2 && "Different operand and result vector types?");
705
706   // Promote the index.
707   SDOperand Idx = N->getOperand(2);
708   Idx = DAG.getZeroExtendInReg(GetPromotedInteger(Idx), Idx.getValueType());
709   return DAG.UpdateNodeOperands(SDOperand(N, 0), N->getOperand(0),
710                                 N->getOperand(1), Idx);
711 }
712
713 SDOperand DAGTypeLegalizer::PromoteIntOp_MEMBARRIER(SDNode *N) {
714   SDOperand NewOps[6];
715   NewOps[0] = N->getOperand(0);
716   for (unsigned i = 1; i < array_lengthof(NewOps); ++i) {
717     SDOperand Flag = GetPromotedInteger(N->getOperand(i));
718     NewOps[i] = DAG.getZeroExtendInReg(Flag, MVT::i1);
719   }
720   return DAG.UpdateNodeOperands(SDOperand (N, 0), NewOps,
721                                 array_lengthof(NewOps));
722 }
723
724
725 //===----------------------------------------------------------------------===//
726 //  Integer Result Expansion
727 //===----------------------------------------------------------------------===//
728
729 /// ExpandIntegerResult - This method is called when the specified result of the
730 /// specified node is found to need expansion.  At this point, the node may also
731 /// have invalid operands or may have other results that need promotion, we just
732 /// know that (at least) one result needs expansion.
733 void DAGTypeLegalizer::ExpandIntegerResult(SDNode *N, unsigned ResNo) {
734   DEBUG(cerr << "Expand integer result: "; N->dump(&DAG); cerr << "\n");
735   SDOperand Lo, Hi;
736   Lo = Hi = SDOperand();
737
738   // See if the target wants to custom expand this node.
739   if (TLI.getOperationAction(N->getOpcode(), N->getValueType(0)) ==
740           TargetLowering::Custom) {
741     // If the target wants to, allow it to lower this itself.
742     if (SDNode *P = TLI.ExpandOperationResult(N, DAG)) {
743       // Everything that once used N now uses P.  We are guaranteed that the
744       // result value types of N and the result value types of P match.
745       ReplaceNodeWith(N, P);
746       return;
747     }
748   }
749
750   switch (N->getOpcode()) {
751   default:
752 #ifndef NDEBUG
753     cerr << "ExpandIntegerResult #" << ResNo << ": ";
754     N->dump(&DAG); cerr << "\n";
755 #endif
756     assert(0 && "Do not know how to expand the result of this operator!");
757     abort();
758
759   case ISD::MERGE_VALUES: SplitRes_MERGE_VALUES(N, Lo, Hi); break;
760   case ISD::SELECT:       SplitRes_SELECT(N, Lo, Hi); break;
761   case ISD::SELECT_CC:    SplitRes_SELECT_CC(N, Lo, Hi); break;
762   case ISD::UNDEF:        SplitRes_UNDEF(N, Lo, Hi); break;
763
764   case ISD::BIT_CONVERT:        ExpandRes_BIT_CONVERT(N, Lo, Hi); break;
765   case ISD::BUILD_PAIR:         ExpandRes_BUILD_PAIR(N, Lo, Hi); break;
766   case ISD::EXTRACT_ELEMENT:    ExpandRes_EXTRACT_ELEMENT(N, Lo, Hi); break;
767   case ISD::EXTRACT_VECTOR_ELT: ExpandRes_EXTRACT_VECTOR_ELT(N, Lo, Hi); break;
768
769   case ISD::Constant:    ExpandIntRes_Constant(N, Lo, Hi); break;
770   case ISD::ANY_EXTEND:  ExpandIntRes_ANY_EXTEND(N, Lo, Hi); break;
771   case ISD::ZERO_EXTEND: ExpandIntRes_ZERO_EXTEND(N, Lo, Hi); break;
772   case ISD::SIGN_EXTEND: ExpandIntRes_SIGN_EXTEND(N, Lo, Hi); break;
773   case ISD::AssertZext:  ExpandIntRes_AssertZext(N, Lo, Hi); break;
774   case ISD::TRUNCATE:    ExpandIntRes_TRUNCATE(N, Lo, Hi); break;
775   case ISD::SIGN_EXTEND_INREG: ExpandIntRes_SIGN_EXTEND_INREG(N, Lo, Hi); break;
776   case ISD::FP_TO_SINT:  ExpandIntRes_FP_TO_SINT(N, Lo, Hi); break;
777   case ISD::FP_TO_UINT:  ExpandIntRes_FP_TO_UINT(N, Lo, Hi); break;
778   case ISD::LOAD:        ExpandIntRes_LOAD(cast<LoadSDNode>(N), Lo, Hi); break;
779
780   case ISD::AND:
781   case ISD::OR:
782   case ISD::XOR:         ExpandIntRes_Logical(N, Lo, Hi); break;
783   case ISD::BSWAP:       ExpandIntRes_BSWAP(N, Lo, Hi); break;
784   case ISD::ADD:
785   case ISD::SUB:         ExpandIntRes_ADDSUB(N, Lo, Hi); break;
786   case ISD::ADDC:
787   case ISD::SUBC:        ExpandIntRes_ADDSUBC(N, Lo, Hi); break;
788   case ISD::ADDE:
789   case ISD::SUBE:        ExpandIntRes_ADDSUBE(N, Lo, Hi); break;
790   case ISD::MUL:         ExpandIntRes_MUL(N, Lo, Hi); break;
791   case ISD::SDIV:        ExpandIntRes_SDIV(N, Lo, Hi); break;
792   case ISD::SREM:        ExpandIntRes_SREM(N, Lo, Hi); break;
793   case ISD::UDIV:        ExpandIntRes_UDIV(N, Lo, Hi); break;
794   case ISD::UREM:        ExpandIntRes_UREM(N, Lo, Hi); break;
795   case ISD::SHL:
796   case ISD::SRA:
797   case ISD::SRL:         ExpandIntRes_Shift(N, Lo, Hi); break;
798
799   case ISD::CTLZ:        ExpandIntRes_CTLZ(N, Lo, Hi); break;
800   case ISD::CTPOP:       ExpandIntRes_CTPOP(N, Lo, Hi); break;
801   case ISD::CTTZ:        ExpandIntRes_CTTZ(N, Lo, Hi); break;
802   }
803
804   // If Lo/Hi is null, the sub-method took care of registering results etc.
805   if (Lo.Val)
806     SetExpandedInteger(SDOperand(N, ResNo), Lo, Hi);
807 }
808
809 void DAGTypeLegalizer::ExpandIntRes_Constant(SDNode *N,
810                                              SDOperand &Lo, SDOperand &Hi) {
811   MVT NVT = TLI.getTypeToTransformTo(N->getValueType(0));
812   unsigned NBitWidth = NVT.getSizeInBits();
813   const APInt &Cst = cast<ConstantSDNode>(N)->getAPIntValue();
814   Lo = DAG.getConstant(APInt(Cst).trunc(NBitWidth), NVT);
815   Hi = DAG.getConstant(Cst.lshr(NBitWidth).trunc(NBitWidth), NVT);
816 }
817
818 void DAGTypeLegalizer::ExpandIntRes_ANY_EXTEND(SDNode *N,
819                                                SDOperand &Lo, SDOperand &Hi) {
820   MVT NVT = TLI.getTypeToTransformTo(N->getValueType(0));
821   SDOperand Op = N->getOperand(0);
822   if (Op.getValueType().bitsLE(NVT)) {
823     // The low part is any extension of the input (which degenerates to a copy).
824     Lo = DAG.getNode(ISD::ANY_EXTEND, NVT, Op);
825     Hi = DAG.getNode(ISD::UNDEF, NVT);   // The high part is undefined.
826   } else {
827     // For example, extension of an i48 to an i64.  The operand type necessarily
828     // promotes to the result type, so will end up being expanded too.
829     assert(getTypeAction(Op.getValueType()) == PromoteInteger &&
830            "Only know how to promote this result!");
831     SDOperand Res = GetPromotedInteger(Op);
832     assert(Res.getValueType() == N->getValueType(0) &&
833            "Operand over promoted?");
834     // Split the promoted operand.  This will simplify when it is expanded.
835     SplitInteger(Res, Lo, Hi);
836   }
837 }
838
839 void DAGTypeLegalizer::ExpandIntRes_ZERO_EXTEND(SDNode *N,
840                                                 SDOperand &Lo, SDOperand &Hi) {
841   MVT NVT = TLI.getTypeToTransformTo(N->getValueType(0));
842   SDOperand Op = N->getOperand(0);
843   if (Op.getValueType().bitsLE(NVT)) {
844     // The low part is zero extension of the input (which degenerates to a copy).
845     Lo = DAG.getNode(ISD::ZERO_EXTEND, NVT, N->getOperand(0));
846     Hi = DAG.getConstant(0, NVT);   // The high part is just a zero.
847   } else {
848     // For example, extension of an i48 to an i64.  The operand type necessarily
849     // promotes to the result type, so will end up being expanded too.
850     assert(getTypeAction(Op.getValueType()) == PromoteInteger &&
851            "Only know how to promote this result!");
852     SDOperand Res = GetPromotedInteger(Op);
853     assert(Res.getValueType() == N->getValueType(0) &&
854            "Operand over promoted?");
855     // Split the promoted operand.  This will simplify when it is expanded.
856     SplitInteger(Res, Lo, Hi);
857     unsigned ExcessBits =
858       Op.getValueType().getSizeInBits() - NVT.getSizeInBits();
859     Hi = DAG.getZeroExtendInReg(Hi, MVT::getIntegerVT(ExcessBits));
860   }
861 }
862
863 void DAGTypeLegalizer::ExpandIntRes_SIGN_EXTEND(SDNode *N,
864                                                 SDOperand &Lo, SDOperand &Hi) {
865   MVT NVT = TLI.getTypeToTransformTo(N->getValueType(0));
866   SDOperand Op = N->getOperand(0);
867   if (Op.getValueType().bitsLE(NVT)) {
868     // The low part is sign extension of the input (which degenerates to a copy).
869     Lo = DAG.getNode(ISD::SIGN_EXTEND, NVT, N->getOperand(0));
870     // The high part is obtained by SRA'ing all but one of the bits of low part.
871     unsigned LoSize = NVT.getSizeInBits();
872     Hi = DAG.getNode(ISD::SRA, NVT, Lo,
873                      DAG.getConstant(LoSize-1, TLI.getShiftAmountTy()));
874   } else {
875     // For example, extension of an i48 to an i64.  The operand type necessarily
876     // promotes to the result type, so will end up being expanded too.
877     assert(getTypeAction(Op.getValueType()) == PromoteInteger &&
878            "Only know how to promote this result!");
879     SDOperand Res = GetPromotedInteger(Op);
880     assert(Res.getValueType() == N->getValueType(0) &&
881            "Operand over promoted?");
882     // Split the promoted operand.  This will simplify when it is expanded.
883     SplitInteger(Res, Lo, Hi);
884     unsigned ExcessBits =
885       Op.getValueType().getSizeInBits() - NVT.getSizeInBits();
886     Hi = DAG.getNode(ISD::SIGN_EXTEND_INREG, Hi.getValueType(), Hi,
887                      DAG.getValueType(MVT::getIntegerVT(ExcessBits)));
888   }
889 }
890
891 void DAGTypeLegalizer::ExpandIntRes_AssertZext(SDNode *N,
892                                                SDOperand &Lo, SDOperand &Hi) {
893   GetExpandedInteger(N->getOperand(0), Lo, Hi);
894   MVT NVT = Lo.getValueType();
895   MVT EVT = cast<VTSDNode>(N->getOperand(1))->getVT();
896   unsigned NVTBits = NVT.getSizeInBits();
897   unsigned EVTBits = EVT.getSizeInBits();
898
899   if (NVTBits < EVTBits) {
900     Hi = DAG.getNode(ISD::AssertZext, NVT, Hi,
901                      DAG.getValueType(MVT::getIntegerVT(EVTBits - NVTBits)));
902   } else {
903     Lo = DAG.getNode(ISD::AssertZext, NVT, Lo, DAG.getValueType(EVT));
904     // The high part must be zero, make it explicit.
905     Hi = DAG.getConstant(0, NVT);
906   }
907 }
908
909 void DAGTypeLegalizer::ExpandIntRes_TRUNCATE(SDNode *N,
910                                              SDOperand &Lo, SDOperand &Hi) {
911   MVT NVT = TLI.getTypeToTransformTo(N->getValueType(0));
912   Lo = DAG.getNode(ISD::TRUNCATE, NVT, N->getOperand(0));
913   Hi = DAG.getNode(ISD::SRL, N->getOperand(0).getValueType(), N->getOperand(0),
914                    DAG.getConstant(NVT.getSizeInBits(),
915                                    TLI.getShiftAmountTy()));
916   Hi = DAG.getNode(ISD::TRUNCATE, NVT, Hi);
917 }
918
919 void DAGTypeLegalizer::
920 ExpandIntRes_SIGN_EXTEND_INREG(SDNode *N, SDOperand &Lo, SDOperand &Hi) {
921   GetExpandedInteger(N->getOperand(0), Lo, Hi);
922   MVT EVT = cast<VTSDNode>(N->getOperand(1))->getVT();
923
924   if (EVT.bitsLE(Lo.getValueType())) {
925     // sext_inreg the low part if needed.
926     Lo = DAG.getNode(ISD::SIGN_EXTEND_INREG, Lo.getValueType(), Lo,
927                      N->getOperand(1));
928
929     // The high part gets the sign extension from the lo-part.  This handles
930     // things like sextinreg V:i64 from i8.
931     Hi = DAG.getNode(ISD::SRA, Hi.getValueType(), Lo,
932                      DAG.getConstant(Hi.getValueType().getSizeInBits()-1,
933                                      TLI.getShiftAmountTy()));
934   } else {
935     // For example, extension of an i48 to an i64.  Leave the low part alone,
936     // sext_inreg the high part.
937     unsigned ExcessBits =
938       EVT.getSizeInBits() - Lo.getValueType().getSizeInBits();
939     Hi = DAG.getNode(ISD::SIGN_EXTEND_INREG, Hi.getValueType(), Hi,
940                      DAG.getValueType(MVT::getIntegerVT(ExcessBits)));
941   }
942 }
943
944 void DAGTypeLegalizer::ExpandIntRes_FP_TO_SINT(SDNode *N, SDOperand &Lo,
945                                                SDOperand &Hi) {
946   MVT VT = N->getValueType(0);
947   SDOperand Op = N->getOperand(0);
948   RTLIB::Libcall LC = RTLIB::UNKNOWN_LIBCALL;
949   if (VT == MVT::i64) {
950     if (Op.getValueType() == MVT::f32)
951       LC = RTLIB::FPTOSINT_F32_I64;
952     else if (Op.getValueType() == MVT::f64)
953       LC = RTLIB::FPTOSINT_F64_I64;
954     else if (Op.getValueType() == MVT::f80)
955       LC = RTLIB::FPTOSINT_F80_I64;
956     else if (Op.getValueType() == MVT::ppcf128)
957       LC = RTLIB::FPTOSINT_PPCF128_I64;
958   } else if (VT == MVT::i128) {
959     if (Op.getValueType() == MVT::f32)
960       LC = RTLIB::FPTOSINT_F32_I128;
961     else if (Op.getValueType() == MVT::f64)
962       LC = RTLIB::FPTOSINT_F64_I128;
963     else if (Op.getValueType() == MVT::f80)
964       LC = RTLIB::FPTOSINT_F80_I128;
965     else if (Op.getValueType() == MVT::ppcf128)
966       LC = RTLIB::FPTOSINT_PPCF128_I128;
967   } else {
968     assert(0 && "Unexpected fp-to-sint conversion!");
969   }
970   SplitInteger(MakeLibCall(LC, VT, &Op, 1, true/*sign irrelevant*/), Lo, Hi);
971 }
972
973 void DAGTypeLegalizer::ExpandIntRes_FP_TO_UINT(SDNode *N, SDOperand &Lo,
974                                                SDOperand &Hi) {
975   MVT VT = N->getValueType(0);
976   SDOperand Op = N->getOperand(0);
977   RTLIB::Libcall LC = RTLIB::UNKNOWN_LIBCALL;
978   if (VT == MVT::i64) {
979     if (Op.getValueType() == MVT::f32)
980       LC = RTLIB::FPTOUINT_F32_I64;
981     else if (Op.getValueType() == MVT::f64)
982       LC = RTLIB::FPTOUINT_F64_I64;
983     else if (Op.getValueType() == MVT::f80)
984       LC = RTLIB::FPTOUINT_F80_I64;
985     else if (Op.getValueType() == MVT::ppcf128)
986       LC = RTLIB::FPTOUINT_PPCF128_I64;
987   } else if (VT == MVT::i128) {
988     if (Op.getValueType() == MVT::f32)
989       LC = RTLIB::FPTOUINT_F32_I128;
990     else if (Op.getValueType() == MVT::f64)
991       LC = RTLIB::FPTOUINT_F64_I128;
992     else if (Op.getValueType() == MVT::f80)
993       LC = RTLIB::FPTOUINT_F80_I128;
994     else if (Op.getValueType() == MVT::ppcf128)
995       LC = RTLIB::FPTOUINT_PPCF128_I128;
996   } else {
997     assert(0 && "Unexpected fp-to-uint conversion!");
998   }
999   SplitInteger(MakeLibCall(LC, VT, &Op, 1, false/*sign irrelevant*/), Lo, Hi);
1000 }
1001
1002 void DAGTypeLegalizer::ExpandIntRes_LOAD(LoadSDNode *N,
1003                                          SDOperand &Lo, SDOperand &Hi) {
1004   if (ISD::isNormalLoad(N)) {
1005     ExpandRes_NormalLoad(N, Lo, Hi);
1006     return;
1007   }
1008
1009   assert(ISD::isUNINDEXEDLoad(N) && "Indexed load during type legalization!");
1010
1011   MVT VT = N->getValueType(0);
1012   MVT NVT = TLI.getTypeToTransformTo(VT);
1013   SDOperand Ch  = N->getChain();    // Legalize the chain.
1014   SDOperand Ptr = N->getBasePtr();  // Legalize the pointer.
1015   ISD::LoadExtType ExtType = N->getExtensionType();
1016   int SVOffset = N->getSrcValueOffset();
1017   unsigned Alignment = N->getAlignment();
1018   bool isVolatile = N->isVolatile();
1019
1020   assert(NVT.isByteSized() && "Expanded type not byte sized!");
1021
1022   if (N->getMemoryVT().bitsLE(NVT)) {
1023     MVT EVT = N->getMemoryVT();
1024
1025     Lo = DAG.getExtLoad(ExtType, NVT, Ch, Ptr, N->getSrcValue(), SVOffset, EVT,
1026                         isVolatile, Alignment);
1027
1028     // Remember the chain.
1029     Ch = Lo.getValue(1);
1030
1031     if (ExtType == ISD::SEXTLOAD) {
1032       // The high part is obtained by SRA'ing all but one of the bits of the
1033       // lo part.
1034       unsigned LoSize = Lo.getValueType().getSizeInBits();
1035       Hi = DAG.getNode(ISD::SRA, NVT, Lo,
1036                        DAG.getConstant(LoSize-1, TLI.getShiftAmountTy()));
1037     } else if (ExtType == ISD::ZEXTLOAD) {
1038       // The high part is just a zero.
1039       Hi = DAG.getConstant(0, NVT);
1040     } else {
1041       assert(ExtType == ISD::EXTLOAD && "Unknown extload!");
1042       // The high part is undefined.
1043       Hi = DAG.getNode(ISD::UNDEF, NVT);
1044     }
1045   } else if (TLI.isLittleEndian()) {
1046     // Little-endian - low bits are at low addresses.
1047     Lo = DAG.getLoad(NVT, Ch, Ptr, N->getSrcValue(), SVOffset,
1048                      isVolatile, Alignment);
1049
1050     unsigned ExcessBits =
1051       N->getMemoryVT().getSizeInBits() - NVT.getSizeInBits();
1052     MVT NEVT = MVT::getIntegerVT(ExcessBits);
1053
1054     // Increment the pointer to the other half.
1055     unsigned IncrementSize = NVT.getSizeInBits()/8;
1056     Ptr = DAG.getNode(ISD::ADD, Ptr.getValueType(), Ptr,
1057                       DAG.getIntPtrConstant(IncrementSize));
1058     Hi = DAG.getExtLoad(ExtType, NVT, Ch, Ptr, N->getSrcValue(),
1059                         SVOffset+IncrementSize, NEVT,
1060                         isVolatile, MinAlign(Alignment, IncrementSize));
1061
1062     // Build a factor node to remember that this load is independent of the
1063     // other one.
1064     Ch = DAG.getNode(ISD::TokenFactor, MVT::Other, Lo.getValue(1),
1065                      Hi.getValue(1));
1066   } else {
1067     // Big-endian - high bits are at low addresses.  Favor aligned loads at
1068     // the cost of some bit-fiddling.
1069     MVT EVT = N->getMemoryVT();
1070     unsigned EBytes = EVT.getStoreSizeInBits()/8;
1071     unsigned IncrementSize = NVT.getSizeInBits()/8;
1072     unsigned ExcessBits = (EBytes - IncrementSize)*8;
1073
1074     // Load both the high bits and maybe some of the low bits.
1075     Hi = DAG.getExtLoad(ExtType, NVT, Ch, Ptr, N->getSrcValue(), SVOffset,
1076                         MVT::getIntegerVT(EVT.getSizeInBits() - ExcessBits),
1077                         isVolatile, Alignment);
1078
1079     // Increment the pointer to the other half.
1080     Ptr = DAG.getNode(ISD::ADD, Ptr.getValueType(), Ptr,
1081                       DAG.getIntPtrConstant(IncrementSize));
1082     // Load the rest of the low bits.
1083     Lo = DAG.getExtLoad(ISD::ZEXTLOAD, NVT, Ch, Ptr, N->getSrcValue(),
1084                         SVOffset+IncrementSize,
1085                         MVT::getIntegerVT(ExcessBits),
1086                         isVolatile, MinAlign(Alignment, IncrementSize));
1087
1088     // Build a factor node to remember that this load is independent of the
1089     // other one.
1090     Ch = DAG.getNode(ISD::TokenFactor, MVT::Other, Lo.getValue(1),
1091                      Hi.getValue(1));
1092
1093     if (ExcessBits < NVT.getSizeInBits()) {
1094       // Transfer low bits from the bottom of Hi to the top of Lo.
1095       Lo = DAG.getNode(ISD::OR, NVT, Lo,
1096                        DAG.getNode(ISD::SHL, NVT, Hi,
1097                                    DAG.getConstant(ExcessBits,
1098                                                    TLI.getShiftAmountTy())));
1099       // Move high bits to the right position in Hi.
1100       Hi = DAG.getNode(ExtType == ISD::SEXTLOAD ? ISD::SRA : ISD::SRL, NVT, Hi,
1101                        DAG.getConstant(NVT.getSizeInBits() - ExcessBits,
1102                                        TLI.getShiftAmountTy()));
1103     }
1104   }
1105
1106   // Legalized the chain result - switch anything that used the old chain to
1107   // use the new one.
1108   ReplaceValueWith(SDOperand(N, 1), Ch);
1109 }
1110
1111 void DAGTypeLegalizer::ExpandIntRes_Logical(SDNode *N,
1112                                             SDOperand &Lo, SDOperand &Hi) {
1113   SDOperand LL, LH, RL, RH;
1114   GetExpandedInteger(N->getOperand(0), LL, LH);
1115   GetExpandedInteger(N->getOperand(1), RL, RH);
1116   Lo = DAG.getNode(N->getOpcode(), LL.getValueType(), LL, RL);
1117   Hi = DAG.getNode(N->getOpcode(), LL.getValueType(), LH, RH);
1118 }
1119
1120 void DAGTypeLegalizer::ExpandIntRes_BSWAP(SDNode *N,
1121                                           SDOperand &Lo, SDOperand &Hi) {
1122   GetExpandedInteger(N->getOperand(0), Hi, Lo);  // Note swapped operands.
1123   Lo = DAG.getNode(ISD::BSWAP, Lo.getValueType(), Lo);
1124   Hi = DAG.getNode(ISD::BSWAP, Hi.getValueType(), Hi);
1125 }
1126
1127 void DAGTypeLegalizer::ExpandIntRes_ADDSUB(SDNode *N,
1128                                            SDOperand &Lo, SDOperand &Hi) {
1129   // Expand the subcomponents.
1130   SDOperand LHSL, LHSH, RHSL, RHSH;
1131   GetExpandedInteger(N->getOperand(0), LHSL, LHSH);
1132   GetExpandedInteger(N->getOperand(1), RHSL, RHSH);
1133   SDVTList VTList = DAG.getVTList(LHSL.getValueType(), MVT::Flag);
1134   SDOperand LoOps[2] = { LHSL, RHSL };
1135   SDOperand HiOps[3] = { LHSH, RHSH };
1136
1137   if (N->getOpcode() == ISD::ADD) {
1138     Lo = DAG.getNode(ISD::ADDC, VTList, LoOps, 2);
1139     HiOps[2] = Lo.getValue(1);
1140     Hi = DAG.getNode(ISD::ADDE, VTList, HiOps, 3);
1141   } else {
1142     Lo = DAG.getNode(ISD::SUBC, VTList, LoOps, 2);
1143     HiOps[2] = Lo.getValue(1);
1144     Hi = DAG.getNode(ISD::SUBE, VTList, HiOps, 3);
1145   }
1146 }
1147
1148 void DAGTypeLegalizer::ExpandIntRes_ADDSUBC(SDNode *N,
1149                                             SDOperand &Lo, SDOperand &Hi) {
1150   // Expand the subcomponents.
1151   SDOperand LHSL, LHSH, RHSL, RHSH;
1152   GetExpandedInteger(N->getOperand(0), LHSL, LHSH);
1153   GetExpandedInteger(N->getOperand(1), RHSL, RHSH);
1154   SDVTList VTList = DAG.getVTList(LHSL.getValueType(), MVT::Flag);
1155   SDOperand LoOps[2] = { LHSL, RHSL };
1156   SDOperand HiOps[3] = { LHSH, RHSH };
1157
1158   if (N->getOpcode() == ISD::ADDC) {
1159     Lo = DAG.getNode(ISD::ADDC, VTList, LoOps, 2);
1160     HiOps[2] = Lo.getValue(1);
1161     Hi = DAG.getNode(ISD::ADDE, VTList, HiOps, 3);
1162   } else {
1163     Lo = DAG.getNode(ISD::SUBC, VTList, LoOps, 2);
1164     HiOps[2] = Lo.getValue(1);
1165     Hi = DAG.getNode(ISD::SUBE, VTList, HiOps, 3);
1166   }
1167
1168   // Legalized the flag result - switch anything that used the old flag to
1169   // use the new one.
1170   ReplaceValueWith(SDOperand(N, 1), Hi.getValue(1));
1171 }
1172
1173 void DAGTypeLegalizer::ExpandIntRes_ADDSUBE(SDNode *N,
1174                                             SDOperand &Lo, SDOperand &Hi) {
1175   // Expand the subcomponents.
1176   SDOperand LHSL, LHSH, RHSL, RHSH;
1177   GetExpandedInteger(N->getOperand(0), LHSL, LHSH);
1178   GetExpandedInteger(N->getOperand(1), RHSL, RHSH);
1179   SDVTList VTList = DAG.getVTList(LHSL.getValueType(), MVT::Flag);
1180   SDOperand LoOps[3] = { LHSL, RHSL, N->getOperand(2) };
1181   SDOperand HiOps[3] = { LHSH, RHSH };
1182
1183   Lo = DAG.getNode(N->getOpcode(), VTList, LoOps, 3);
1184   HiOps[2] = Lo.getValue(1);
1185   Hi = DAG.getNode(N->getOpcode(), VTList, HiOps, 3);
1186
1187   // Legalized the flag result - switch anything that used the old flag to
1188   // use the new one.
1189   ReplaceValueWith(SDOperand(N, 1), Hi.getValue(1));
1190 }
1191
1192 void DAGTypeLegalizer::ExpandIntRes_MUL(SDNode *N,
1193                                         SDOperand &Lo, SDOperand &Hi) {
1194   MVT VT = N->getValueType(0);
1195   MVT NVT = TLI.getTypeToTransformTo(VT);
1196
1197   bool HasMULHS = TLI.isOperationLegal(ISD::MULHS, NVT);
1198   bool HasMULHU = TLI.isOperationLegal(ISD::MULHU, NVT);
1199   bool HasSMUL_LOHI = TLI.isOperationLegal(ISD::SMUL_LOHI, NVT);
1200   bool HasUMUL_LOHI = TLI.isOperationLegal(ISD::UMUL_LOHI, NVT);
1201   if (HasMULHU || HasMULHS || HasUMUL_LOHI || HasSMUL_LOHI) {
1202     SDOperand LL, LH, RL, RH;
1203     GetExpandedInteger(N->getOperand(0), LL, LH);
1204     GetExpandedInteger(N->getOperand(1), RL, RH);
1205     unsigned OuterBitSize = VT.getSizeInBits();
1206     unsigned InnerBitSize = NVT.getSizeInBits();
1207     unsigned LHSSB = DAG.ComputeNumSignBits(N->getOperand(0));
1208     unsigned RHSSB = DAG.ComputeNumSignBits(N->getOperand(1));
1209
1210     APInt HighMask = APInt::getHighBitsSet(OuterBitSize, InnerBitSize);
1211     if (DAG.MaskedValueIsZero(N->getOperand(0), HighMask) &&
1212         DAG.MaskedValueIsZero(N->getOperand(1), HighMask)) {
1213       // The inputs are both zero-extended.
1214       if (HasUMUL_LOHI) {
1215         // We can emit a umul_lohi.
1216         Lo = DAG.getNode(ISD::UMUL_LOHI, DAG.getVTList(NVT, NVT), LL, RL);
1217         Hi = SDOperand(Lo.Val, 1);
1218         return;
1219       }
1220       if (HasMULHU) {
1221         // We can emit a mulhu+mul.
1222         Lo = DAG.getNode(ISD::MUL, NVT, LL, RL);
1223         Hi = DAG.getNode(ISD::MULHU, NVT, LL, RL);
1224         return;
1225       }
1226     }
1227     if (LHSSB > InnerBitSize && RHSSB > InnerBitSize) {
1228       // The input values are both sign-extended.
1229       if (HasSMUL_LOHI) {
1230         // We can emit a smul_lohi.
1231         Lo = DAG.getNode(ISD::SMUL_LOHI, DAG.getVTList(NVT, NVT), LL, RL);
1232         Hi = SDOperand(Lo.Val, 1);
1233         return;
1234       }
1235       if (HasMULHS) {
1236         // We can emit a mulhs+mul.
1237         Lo = DAG.getNode(ISD::MUL, NVT, LL, RL);
1238         Hi = DAG.getNode(ISD::MULHS, NVT, LL, RL);
1239         return;
1240       }
1241     }
1242     if (HasUMUL_LOHI) {
1243       // Lo,Hi = umul LHS, RHS.
1244       SDOperand UMulLOHI = DAG.getNode(ISD::UMUL_LOHI,
1245                                        DAG.getVTList(NVT, NVT), LL, RL);
1246       Lo = UMulLOHI;
1247       Hi = UMulLOHI.getValue(1);
1248       RH = DAG.getNode(ISD::MUL, NVT, LL, RH);
1249       LH = DAG.getNode(ISD::MUL, NVT, LH, RL);
1250       Hi = DAG.getNode(ISD::ADD, NVT, Hi, RH);
1251       Hi = DAG.getNode(ISD::ADD, NVT, Hi, LH);
1252       return;
1253     }
1254     if (HasMULHU) {
1255       Lo = DAG.getNode(ISD::MUL, NVT, LL, RL);
1256       Hi = DAG.getNode(ISD::MULHU, NVT, LL, RL);
1257       RH = DAG.getNode(ISD::MUL, NVT, LL, RH);
1258       LH = DAG.getNode(ISD::MUL, NVT, LH, RL);
1259       Hi = DAG.getNode(ISD::ADD, NVT, Hi, RH);
1260       Hi = DAG.getNode(ISD::ADD, NVT, Hi, LH);
1261       return;
1262     }
1263   }
1264
1265   // If nothing else, we can make a libcall.
1266   RTLIB::Libcall LC;
1267   switch (VT.getSimpleVT()) {
1268   default:
1269     assert(false && "Unsupported MUL!");
1270   case MVT::i64:
1271     LC = RTLIB::MUL_I64;
1272     break;
1273   }
1274
1275   SDOperand Ops[2] = { N->getOperand(0), N->getOperand(1) };
1276   SplitInteger(MakeLibCall(LC, VT, Ops, 2, true/*sign irrelevant*/), Lo, Hi);
1277 }
1278
1279 void DAGTypeLegalizer::ExpandIntRes_SDIV(SDNode *N,
1280                                          SDOperand &Lo, SDOperand &Hi) {
1281   assert(N->getValueType(0) == MVT::i64 && "Unsupported sdiv!");
1282   SDOperand Ops[2] = { N->getOperand(0), N->getOperand(1) };
1283   SplitInteger(MakeLibCall(RTLIB::SDIV_I64, N->getValueType(0), Ops, 2, true),
1284                Lo, Hi);
1285 }
1286
1287 void DAGTypeLegalizer::ExpandIntRes_SREM(SDNode *N,
1288                                          SDOperand &Lo, SDOperand &Hi) {
1289   assert(N->getValueType(0) == MVT::i64 && "Unsupported srem!");
1290   SDOperand Ops[2] = { N->getOperand(0), N->getOperand(1) };
1291   SplitInteger(MakeLibCall(RTLIB::SREM_I64, N->getValueType(0), Ops, 2, true),
1292                Lo, Hi);
1293 }
1294
1295 void DAGTypeLegalizer::ExpandIntRes_UDIV(SDNode *N,
1296                                          SDOperand &Lo, SDOperand &Hi) {
1297   assert(N->getValueType(0) == MVT::i64 && "Unsupported udiv!");
1298   SDOperand Ops[2] = { N->getOperand(0), N->getOperand(1) };
1299   SplitInteger(MakeLibCall(RTLIB::UDIV_I64, N->getValueType(0), Ops, 2, false),
1300                Lo, Hi);
1301 }
1302
1303 void DAGTypeLegalizer::ExpandIntRes_UREM(SDNode *N,
1304                                          SDOperand &Lo, SDOperand &Hi) {
1305   assert(N->getValueType(0) == MVT::i64 && "Unsupported urem!");
1306   SDOperand Ops[2] = { N->getOperand(0), N->getOperand(1) };
1307   SplitInteger(MakeLibCall(RTLIB::UREM_I64, N->getValueType(0), Ops, 2, false),
1308                Lo, Hi);
1309 }
1310
1311 void DAGTypeLegalizer::ExpandIntRes_Shift(SDNode *N,
1312                                           SDOperand &Lo, SDOperand &Hi) {
1313   MVT VT = N->getValueType(0);
1314
1315   // If we can emit an efficient shift operation, do so now.  Check to see if
1316   // the RHS is a constant.
1317   if (ConstantSDNode *CN = dyn_cast<ConstantSDNode>(N->getOperand(1)))
1318     return ExpandShiftByConstant(N, CN->getValue(), Lo, Hi);
1319
1320   // If we can determine that the high bit of the shift is zero or one, even if
1321   // the low bits are variable, emit this shift in an optimized form.
1322   if (ExpandShiftWithKnownAmountBit(N, Lo, Hi))
1323     return;
1324
1325   // If this target supports shift_PARTS, use it.  First, map to the _PARTS opc.
1326   unsigned PartsOpc;
1327   if (N->getOpcode() == ISD::SHL) {
1328     PartsOpc = ISD::SHL_PARTS;
1329   } else if (N->getOpcode() == ISD::SRL) {
1330     PartsOpc = ISD::SRL_PARTS;
1331   } else {
1332     assert(N->getOpcode() == ISD::SRA && "Unknown shift!");
1333     PartsOpc = ISD::SRA_PARTS;
1334   }
1335
1336   // Next check to see if the target supports this SHL_PARTS operation or if it
1337   // will custom expand it.
1338   MVT NVT = TLI.getTypeToTransformTo(VT);
1339   TargetLowering::LegalizeAction Action = TLI.getOperationAction(PartsOpc, NVT);
1340   if ((Action == TargetLowering::Legal && TLI.isTypeLegal(NVT)) ||
1341       Action == TargetLowering::Custom) {
1342     // Expand the subcomponents.
1343     SDOperand LHSL, LHSH;
1344     GetExpandedInteger(N->getOperand(0), LHSL, LHSH);
1345
1346     SDOperand Ops[] = { LHSL, LHSH, N->getOperand(1) };
1347     MVT VT = LHSL.getValueType();
1348     Lo = DAG.getNode(PartsOpc, DAG.getNodeValueTypes(VT, VT), 2, Ops, 3);
1349     Hi = Lo.getValue(1);
1350     return;
1351   }
1352
1353   // Otherwise, emit a libcall.
1354   assert(VT == MVT::i64 && "Unsupported shift!");
1355
1356   RTLIB::Libcall LC;
1357   bool isSigned;
1358   if (N->getOpcode() == ISD::SHL) {
1359     LC = RTLIB::SHL_I64;
1360     isSigned = false; /*sign irrelevant*/
1361   } else if (N->getOpcode() == ISD::SRL) {
1362     LC = RTLIB::SRL_I64;
1363     isSigned = false;
1364   } else {
1365     assert(N->getOpcode() == ISD::SRA && "Unknown shift!");
1366     LC = RTLIB::SRA_I64;
1367     isSigned = true;
1368   }
1369
1370   SDOperand Ops[2] = { N->getOperand(0), N->getOperand(1) };
1371   SplitInteger(MakeLibCall(LC, VT, Ops, 2, isSigned), Lo, Hi);
1372 }
1373
1374 void DAGTypeLegalizer::ExpandIntRes_CTLZ(SDNode *N,
1375                                          SDOperand &Lo, SDOperand &Hi) {
1376   // ctlz (HiLo) -> Hi != 0 ? ctlz(Hi) : (ctlz(Lo)+32)
1377   GetExpandedInteger(N->getOperand(0), Lo, Hi);
1378   MVT NVT = Lo.getValueType();
1379
1380   SDOperand HiNotZero = DAG.getSetCC(TLI.getSetCCResultType(Hi), Hi,
1381                                      DAG.getConstant(0, NVT), ISD::SETNE);
1382
1383   SDOperand LoLZ = DAG.getNode(ISD::CTLZ, NVT, Lo);
1384   SDOperand HiLZ = DAG.getNode(ISD::CTLZ, NVT, Hi);
1385
1386   Lo = DAG.getNode(ISD::SELECT, NVT, HiNotZero, HiLZ,
1387                    DAG.getNode(ISD::ADD, NVT, LoLZ,
1388                                DAG.getConstant(NVT.getSizeInBits(), NVT)));
1389   Hi = DAG.getConstant(0, NVT);
1390 }
1391
1392 void DAGTypeLegalizer::ExpandIntRes_CTPOP(SDNode *N,
1393                                           SDOperand &Lo, SDOperand &Hi) {
1394   // ctpop(HiLo) -> ctpop(Hi)+ctpop(Lo)
1395   GetExpandedInteger(N->getOperand(0), Lo, Hi);
1396   MVT NVT = Lo.getValueType();
1397   Lo = DAG.getNode(ISD::ADD, NVT, DAG.getNode(ISD::CTPOP, NVT, Lo),
1398                    DAG.getNode(ISD::CTPOP, NVT, Hi));
1399   Hi = DAG.getConstant(0, NVT);
1400 }
1401
1402 void DAGTypeLegalizer::ExpandIntRes_CTTZ(SDNode *N,
1403                                          SDOperand &Lo, SDOperand &Hi) {
1404   // cttz (HiLo) -> Lo != 0 ? cttz(Lo) : (cttz(Hi)+32)
1405   GetExpandedInteger(N->getOperand(0), Lo, Hi);
1406   MVT NVT = Lo.getValueType();
1407
1408   SDOperand LoNotZero = DAG.getSetCC(TLI.getSetCCResultType(Lo), Lo,
1409                                      DAG.getConstant(0, NVT), ISD::SETNE);
1410
1411   SDOperand LoLZ = DAG.getNode(ISD::CTTZ, NVT, Lo);
1412   SDOperand HiLZ = DAG.getNode(ISD::CTTZ, NVT, Hi);
1413
1414   Lo = DAG.getNode(ISD::SELECT, NVT, LoNotZero, LoLZ,
1415                    DAG.getNode(ISD::ADD, NVT, HiLZ,
1416                                DAG.getConstant(NVT.getSizeInBits(), NVT)));
1417   Hi = DAG.getConstant(0, NVT);
1418 }
1419
1420 /// ExpandShiftByConstant - N is a shift by a value that needs to be expanded,
1421 /// and the shift amount is a constant 'Amt'.  Expand the operation.
1422 void DAGTypeLegalizer::ExpandShiftByConstant(SDNode *N, unsigned Amt,
1423                                              SDOperand &Lo, SDOperand &Hi) {
1424   // Expand the incoming operand to be shifted, so that we have its parts
1425   SDOperand InL, InH;
1426   GetExpandedInteger(N->getOperand(0), InL, InH);
1427
1428   MVT NVT = InL.getValueType();
1429   unsigned VTBits = N->getValueType(0).getSizeInBits();
1430   unsigned NVTBits = NVT.getSizeInBits();
1431   MVT ShTy = N->getOperand(1).getValueType();
1432
1433   if (N->getOpcode() == ISD::SHL) {
1434     if (Amt > VTBits) {
1435       Lo = Hi = DAG.getConstant(0, NVT);
1436     } else if (Amt > NVTBits) {
1437       Lo = DAG.getConstant(0, NVT);
1438       Hi = DAG.getNode(ISD::SHL, NVT, InL, DAG.getConstant(Amt-NVTBits,ShTy));
1439     } else if (Amt == NVTBits) {
1440       Lo = DAG.getConstant(0, NVT);
1441       Hi = InL;
1442     } else {
1443       Lo = DAG.getNode(ISD::SHL, NVT, InL, DAG.getConstant(Amt, ShTy));
1444       Hi = DAG.getNode(ISD::OR, NVT,
1445                        DAG.getNode(ISD::SHL, NVT, InH,
1446                                    DAG.getConstant(Amt, ShTy)),
1447                        DAG.getNode(ISD::SRL, NVT, InL,
1448                                    DAG.getConstant(NVTBits-Amt, ShTy)));
1449     }
1450     return;
1451   }
1452
1453   if (N->getOpcode() == ISD::SRL) {
1454     if (Amt > VTBits) {
1455       Lo = DAG.getConstant(0, NVT);
1456       Hi = DAG.getConstant(0, NVT);
1457     } else if (Amt > NVTBits) {
1458       Lo = DAG.getNode(ISD::SRL, NVT, InH, DAG.getConstant(Amt-NVTBits,ShTy));
1459       Hi = DAG.getConstant(0, NVT);
1460     } else if (Amt == NVTBits) {
1461       Lo = InH;
1462       Hi = DAG.getConstant(0, NVT);
1463     } else {
1464       Lo = DAG.getNode(ISD::OR, NVT,
1465                        DAG.getNode(ISD::SRL, NVT, InL,
1466                                    DAG.getConstant(Amt, ShTy)),
1467                        DAG.getNode(ISD::SHL, NVT, InH,
1468                                    DAG.getConstant(NVTBits-Amt, ShTy)));
1469       Hi = DAG.getNode(ISD::SRL, NVT, InH, DAG.getConstant(Amt, ShTy));
1470     }
1471     return;
1472   }
1473
1474   assert(N->getOpcode() == ISD::SRA && "Unknown shift!");
1475   if (Amt > VTBits) {
1476     Hi = Lo = DAG.getNode(ISD::SRA, NVT, InH,
1477                           DAG.getConstant(NVTBits-1, ShTy));
1478   } else if (Amt > NVTBits) {
1479     Lo = DAG.getNode(ISD::SRA, NVT, InH,
1480                      DAG.getConstant(Amt-NVTBits, ShTy));
1481     Hi = DAG.getNode(ISD::SRA, NVT, InH,
1482                      DAG.getConstant(NVTBits-1, ShTy));
1483   } else if (Amt == NVTBits) {
1484     Lo = InH;
1485     Hi = DAG.getNode(ISD::SRA, NVT, InH,
1486                      DAG.getConstant(NVTBits-1, ShTy));
1487   } else {
1488     Lo = DAG.getNode(ISD::OR, NVT,
1489                      DAG.getNode(ISD::SRL, NVT, InL,
1490                                  DAG.getConstant(Amt, ShTy)),
1491                      DAG.getNode(ISD::SHL, NVT, InH,
1492                                  DAG.getConstant(NVTBits-Amt, ShTy)));
1493     Hi = DAG.getNode(ISD::SRA, NVT, InH, DAG.getConstant(Amt, ShTy));
1494   }
1495 }
1496
1497 /// ExpandShiftWithKnownAmountBit - Try to determine whether we can simplify
1498 /// this shift based on knowledge of the high bit of the shift amount.  If we
1499 /// can tell this, we know that it is >= 32 or < 32, without knowing the actual
1500 /// shift amount.
1501 bool DAGTypeLegalizer::
1502 ExpandShiftWithKnownAmountBit(SDNode *N, SDOperand &Lo, SDOperand &Hi) {
1503   SDOperand Amt = N->getOperand(1);
1504   MVT NVT = TLI.getTypeToTransformTo(N->getValueType(0));
1505   MVT ShTy = Amt.getValueType();
1506   unsigned ShBits = ShTy.getSizeInBits();
1507   unsigned NVTBits = NVT.getSizeInBits();
1508   assert(isPowerOf2_32(NVTBits) &&
1509          "Expanded integer type size not a power of two!");
1510
1511   APInt HighBitMask = APInt::getHighBitsSet(ShBits, ShBits - Log2_32(NVTBits));
1512   APInt KnownZero, KnownOne;
1513   DAG.ComputeMaskedBits(N->getOperand(1), HighBitMask, KnownZero, KnownOne);
1514
1515   // If we don't know anything about the high bits, exit.
1516   if (((KnownZero|KnownOne) & HighBitMask) == 0)
1517     return false;
1518
1519   // Get the incoming operand to be shifted.
1520   SDOperand InL, InH;
1521   GetExpandedInteger(N->getOperand(0), InL, InH);
1522
1523   // If we know that any of the high bits of the shift amount are one, then we
1524   // can do this as a couple of simple shifts.
1525   if (KnownOne.intersects(HighBitMask)) {
1526     // Mask out the high bit, which we know is set.
1527     Amt = DAG.getNode(ISD::AND, ShTy, Amt,
1528                       DAG.getConstant(~HighBitMask, ShTy));
1529
1530     switch (N->getOpcode()) {
1531     default: assert(0 && "Unknown shift");
1532     case ISD::SHL:
1533       Lo = DAG.getConstant(0, NVT);              // Low part is zero.
1534       Hi = DAG.getNode(ISD::SHL, NVT, InL, Amt); // High part from Lo part.
1535       return true;
1536     case ISD::SRL:
1537       Hi = DAG.getConstant(0, NVT);              // Hi part is zero.
1538       Lo = DAG.getNode(ISD::SRL, NVT, InH, Amt); // Lo part from Hi part.
1539       return true;
1540     case ISD::SRA:
1541       Hi = DAG.getNode(ISD::SRA, NVT, InH,       // Sign extend high part.
1542                        DAG.getConstant(NVTBits-1, ShTy));
1543       Lo = DAG.getNode(ISD::SRA, NVT, InH, Amt); // Lo part from Hi part.
1544       return true;
1545     }
1546   }
1547
1548   // If we know that all of the high bits of the shift amount are zero, then we
1549   // can do this as a couple of simple shifts.
1550   if ((KnownZero & HighBitMask) == HighBitMask) {
1551     // Compute 32-amt.
1552     SDOperand Amt2 = DAG.getNode(ISD::SUB, ShTy,
1553                                  DAG.getConstant(NVTBits, ShTy),
1554                                  Amt);
1555     unsigned Op1, Op2;
1556     switch (N->getOpcode()) {
1557     default: assert(0 && "Unknown shift");
1558     case ISD::SHL:  Op1 = ISD::SHL; Op2 = ISD::SRL; break;
1559     case ISD::SRL:
1560     case ISD::SRA:  Op1 = ISD::SRL; Op2 = ISD::SHL; break;
1561     }
1562
1563     Lo = DAG.getNode(N->getOpcode(), NVT, InL, Amt);
1564     Hi = DAG.getNode(ISD::OR, NVT,
1565                      DAG.getNode(Op1, NVT, InH, Amt),
1566                      DAG.getNode(Op2, NVT, InL, Amt2));
1567     return true;
1568   }
1569
1570   return false;
1571 }
1572
1573
1574 //===----------------------------------------------------------------------===//
1575 //  Integer Operand Expansion
1576 //===----------------------------------------------------------------------===//
1577
1578 /// ExpandIntegerOperand - This method is called when the specified operand of
1579 /// the specified node is found to need expansion.  At this point, all of the
1580 /// result types of the node are known to be legal, but other operands of the
1581 /// node may need promotion or expansion as well as the specified one.
1582 bool DAGTypeLegalizer::ExpandIntegerOperand(SDNode *N, unsigned OpNo) {
1583   DEBUG(cerr << "Expand integer operand: "; N->dump(&DAG); cerr << "\n");
1584   SDOperand Res(0, 0);
1585
1586   if (TLI.getOperationAction(N->getOpcode(), N->getOperand(OpNo).getValueType())
1587       == TargetLowering::Custom)
1588     Res = TLI.LowerOperation(SDOperand(N, 0), DAG);
1589
1590   if (Res.Val == 0) {
1591     switch (N->getOpcode()) {
1592     default:
1593   #ifndef NDEBUG
1594       cerr << "ExpandIntegerOperand Op #" << OpNo << ": ";
1595       N->dump(&DAG); cerr << "\n";
1596   #endif
1597       assert(0 && "Do not know how to expand this operator's operand!");
1598       abort();
1599
1600     case ISD::BUILD_VECTOR:    Res = ExpandOp_BUILD_VECTOR(N); break;
1601     case ISD::BIT_CONVERT:     Res = ExpandOp_BIT_CONVERT(N); break;
1602     case ISD::EXTRACT_ELEMENT: Res = ExpandOp_EXTRACT_ELEMENT(N); break;
1603
1604     case ISD::TRUNCATE:        Res = ExpandIntOp_TRUNCATE(N); break;
1605
1606     case ISD::SINT_TO_FP:
1607       Res = ExpandIntOp_SINT_TO_FP(N->getOperand(0), N->getValueType(0));
1608       break;
1609     case ISD::UINT_TO_FP:
1610       Res = ExpandIntOp_UINT_TO_FP(N->getOperand(0), N->getValueType(0));
1611       break;
1612
1613     case ISD::BR_CC:           Res = ExpandIntOp_BR_CC(N); break;
1614     case ISD::SETCC:           Res = ExpandIntOp_SETCC(N); break;
1615
1616     case ISD::STORE:
1617       Res = ExpandIntOp_STORE(cast<StoreSDNode>(N), OpNo);
1618       break;
1619     }
1620   }
1621
1622   // If the result is null, the sub-method took care of registering results etc.
1623   if (!Res.Val) return false;
1624   // If the result is N, the sub-method updated N in place.  Check to see if any
1625   // operands are new, and if so, mark them.
1626   if (Res.Val == N) {
1627     // Mark N as new and remark N and its operands.  This allows us to correctly
1628     // revisit N if it needs another step of expansion and allows us to visit
1629     // any new operands to N.
1630     ReanalyzeNode(N);
1631     return true;
1632   }
1633
1634   assert(Res.getValueType() == N->getValueType(0) && N->getNumValues() == 1 &&
1635          "Invalid operand expansion");
1636
1637   ReplaceValueWith(SDOperand(N, 0), Res);
1638   return false;
1639 }
1640
1641 SDOperand DAGTypeLegalizer::ExpandIntOp_TRUNCATE(SDNode *N) {
1642   SDOperand InL, InH;
1643   GetExpandedInteger(N->getOperand(0), InL, InH);
1644   // Just truncate the low part of the source.
1645   return DAG.getNode(ISD::TRUNCATE, N->getValueType(0), InL);
1646 }
1647
1648 SDOperand DAGTypeLegalizer::ExpandIntOp_SINT_TO_FP(SDOperand Source,
1649                                                      MVT DestTy) {
1650   // We know the destination is legal, but that the input needs to be expanded.
1651   MVT SourceVT = Source.getValueType();
1652
1653   // Check to see if the target has a custom way to lower this.  If so, use it.
1654   switch (TLI.getOperationAction(ISD::SINT_TO_FP, SourceVT)) {
1655   default: assert(0 && "This action not implemented for this operation!");
1656   case TargetLowering::Legal:
1657   case TargetLowering::Expand:
1658     break;   // This case is handled below.
1659   case TargetLowering::Custom:
1660     SDOperand NV = TLI.LowerOperation(DAG.getNode(ISD::SINT_TO_FP, DestTy,
1661                                                   Source), DAG);
1662     if (NV.Val) return NV;
1663     break;   // The target lowered this.
1664   }
1665
1666   RTLIB::Libcall LC = RTLIB::UNKNOWN_LIBCALL;
1667   if (SourceVT == MVT::i64) {
1668     if (DestTy == MVT::f32)
1669       LC = RTLIB::SINTTOFP_I64_F32;
1670     else {
1671       assert(DestTy == MVT::f64 && "Unknown fp value type!");
1672       LC = RTLIB::SINTTOFP_I64_F64;
1673     }
1674   } else if (SourceVT == MVT::i128) {
1675     if (DestTy == MVT::f32)
1676       LC = RTLIB::SINTTOFP_I128_F32;
1677     else if (DestTy == MVT::f64)
1678       LC = RTLIB::SINTTOFP_I128_F64;
1679     else if (DestTy == MVT::f80)
1680       LC = RTLIB::SINTTOFP_I128_F80;
1681     else {
1682       assert(DestTy == MVT::ppcf128 && "Unknown fp value type!");
1683       LC = RTLIB::SINTTOFP_I128_PPCF128;
1684     }
1685   } else {
1686     assert(0 && "Unknown int value type!");
1687   }
1688
1689   assert(LC != RTLIB::UNKNOWN_LIBCALL &&
1690          "Don't know how to expand this SINT_TO_FP!");
1691   return MakeLibCall(LC, DestTy, &Source, 1, true);
1692 }
1693
1694 SDOperand DAGTypeLegalizer::ExpandIntOp_UINT_TO_FP(SDOperand Source,
1695                                                      MVT DestTy) {
1696   // We know the destination is legal, but that the input needs to be expanded.
1697   assert(getTypeAction(Source.getValueType()) == ExpandInteger &&
1698          "This is not an expansion!");
1699
1700   // If this is unsigned, and not supported, first perform the conversion to
1701   // signed, then adjust the result if the sign bit is set.
1702   SDOperand SignedConv = ExpandIntOp_SINT_TO_FP(Source, DestTy);
1703
1704   // The 64-bit value loaded will be incorrectly if the 'sign bit' of the
1705   // incoming integer is set.  To handle this, we dynamically test to see if
1706   // it is set, and, if so, add a fudge factor.
1707   SDOperand Lo, Hi;
1708   GetExpandedInteger(Source, Lo, Hi);
1709
1710   SDOperand SignSet = DAG.getSetCC(TLI.getSetCCResultType(Hi), Hi,
1711                                    DAG.getConstant(0, Hi.getValueType()),
1712                                    ISD::SETLT);
1713   SDOperand Zero = DAG.getIntPtrConstant(0), Four = DAG.getIntPtrConstant(4);
1714   SDOperand CstOffset = DAG.getNode(ISD::SELECT, Zero.getValueType(),
1715                                     SignSet, Four, Zero);
1716   uint64_t FF = 0x5f800000ULL;
1717   if (TLI.isLittleEndian()) FF <<= 32;
1718   Constant *FudgeFactor = ConstantInt::get((Type*)Type::Int64Ty, FF);
1719
1720   SDOperand CPIdx = DAG.getConstantPool(FudgeFactor, TLI.getPointerTy());
1721   CPIdx = DAG.getNode(ISD::ADD, TLI.getPointerTy(), CPIdx, CstOffset);
1722   SDOperand FudgeInReg;
1723   if (DestTy == MVT::f32)
1724     FudgeInReg = DAG.getLoad(MVT::f32, DAG.getEntryNode(), CPIdx, NULL, 0);
1725   else if (DestTy.bitsGT(MVT::f32))
1726     // FIXME: Avoid the extend by construction the right constantpool?
1727     FudgeInReg = DAG.getExtLoad(ISD::EXTLOAD, DestTy, DAG.getEntryNode(),
1728                                 CPIdx, NULL, 0, MVT::f32);
1729   else
1730     assert(0 && "Unexpected conversion");
1731
1732   return DAG.getNode(ISD::FADD, DestTy, SignedConv, FudgeInReg);
1733 }
1734
1735 SDOperand DAGTypeLegalizer::ExpandIntOp_BR_CC(SDNode *N) {
1736   SDOperand NewLHS = N->getOperand(2), NewRHS = N->getOperand(3);
1737   ISD::CondCode CCCode = cast<CondCodeSDNode>(N->getOperand(1))->get();
1738   ExpandSetCCOperands(NewLHS, NewRHS, CCCode);
1739
1740   // If ExpandSetCCOperands returned a scalar, we need to compare the result
1741   // against zero to select between true and false values.
1742   if (NewRHS.Val == 0) {
1743     NewRHS = DAG.getConstant(0, NewLHS.getValueType());
1744     CCCode = ISD::SETNE;
1745   }
1746
1747   // Update N to have the operands specified.
1748   return DAG.UpdateNodeOperands(SDOperand(N, 0), N->getOperand(0),
1749                                 DAG.getCondCode(CCCode), NewLHS, NewRHS,
1750                                 N->getOperand(4));
1751 }
1752
1753 SDOperand DAGTypeLegalizer::ExpandIntOp_SETCC(SDNode *N) {
1754   SDOperand NewLHS = N->getOperand(0), NewRHS = N->getOperand(1);
1755   ISD::CondCode CCCode = cast<CondCodeSDNode>(N->getOperand(2))->get();
1756   ExpandSetCCOperands(NewLHS, NewRHS, CCCode);
1757
1758   // If ExpandSetCCOperands returned a scalar, use it.
1759   if (NewRHS.Val == 0) return NewLHS;
1760
1761   // Otherwise, update N to have the operands specified.
1762   return DAG.UpdateNodeOperands(SDOperand(N, 0), NewLHS, NewRHS,
1763                                 DAG.getCondCode(CCCode));
1764 }
1765
1766 /// ExpandSetCCOperands - Expand the operands of a comparison.  This code is
1767 /// shared among BR_CC, SELECT_CC, and SETCC handlers.
1768 void DAGTypeLegalizer::ExpandSetCCOperands(SDOperand &NewLHS, SDOperand &NewRHS,
1769                                            ISD::CondCode &CCCode) {
1770   SDOperand LHSLo, LHSHi, RHSLo, RHSHi;
1771   GetExpandedInteger(NewLHS, LHSLo, LHSHi);
1772   GetExpandedInteger(NewRHS, RHSLo, RHSHi);
1773
1774   MVT VT = NewLHS.getValueType();
1775   if (VT == MVT::ppcf128) {
1776     // FIXME:  This generated code sucks.  We want to generate
1777     //         FCMP crN, hi1, hi2
1778     //         BNE crN, L:
1779     //         FCMP crN, lo1, lo2
1780     // The following can be improved, but not that much.
1781     SDOperand Tmp1, Tmp2, Tmp3;
1782     Tmp1 = DAG.getSetCC(TLI.getSetCCResultType(LHSHi), LHSHi, RHSHi, ISD::SETEQ);
1783     Tmp2 = DAG.getSetCC(TLI.getSetCCResultType(LHSLo), LHSLo, RHSLo, CCCode);
1784     Tmp3 = DAG.getNode(ISD::AND, Tmp1.getValueType(), Tmp1, Tmp2);
1785     Tmp1 = DAG.getSetCC(TLI.getSetCCResultType(LHSHi), LHSHi, RHSHi, ISD::SETNE);
1786     Tmp2 = DAG.getSetCC(TLI.getSetCCResultType(LHSHi), LHSHi, RHSHi, CCCode);
1787     Tmp1 = DAG.getNode(ISD::AND, Tmp1.getValueType(), Tmp1, Tmp2);
1788     NewLHS = DAG.getNode(ISD::OR, Tmp1.getValueType(), Tmp1, Tmp3);
1789     NewRHS = SDOperand();   // LHS is the result, not a compare.
1790     return;
1791   }
1792
1793   if (CCCode == ISD::SETEQ || CCCode == ISD::SETNE) {
1794     if (RHSLo == RHSHi)
1795       if (ConstantSDNode *RHSCST = dyn_cast<ConstantSDNode>(RHSLo))
1796         if (RHSCST->isAllOnesValue()) {
1797           // Equality comparison to -1.
1798           NewLHS = DAG.getNode(ISD::AND, LHSLo.getValueType(), LHSLo, LHSHi);
1799           NewRHS = RHSLo;
1800           return;
1801         }
1802
1803     NewLHS = DAG.getNode(ISD::XOR, LHSLo.getValueType(), LHSLo, RHSLo);
1804     NewRHS = DAG.getNode(ISD::XOR, LHSLo.getValueType(), LHSHi, RHSHi);
1805     NewLHS = DAG.getNode(ISD::OR, NewLHS.getValueType(), NewLHS, NewRHS);
1806     NewRHS = DAG.getConstant(0, NewLHS.getValueType());
1807     return;
1808   }
1809
1810   // If this is a comparison of the sign bit, just look at the top part.
1811   // X > -1,  x < 0
1812   if (ConstantSDNode *CST = dyn_cast<ConstantSDNode>(NewRHS))
1813     if ((CCCode == ISD::SETLT && CST->isNullValue()) ||     // X < 0
1814         (CCCode == ISD::SETGT && CST->isAllOnesValue())) {  // X > -1
1815       NewLHS = LHSHi;
1816       NewRHS = RHSHi;
1817       return;
1818     }
1819
1820   // FIXME: This generated code sucks.
1821   ISD::CondCode LowCC;
1822   switch (CCCode) {
1823   default: assert(0 && "Unknown integer setcc!");
1824   case ISD::SETLT:
1825   case ISD::SETULT: LowCC = ISD::SETULT; break;
1826   case ISD::SETGT:
1827   case ISD::SETUGT: LowCC = ISD::SETUGT; break;
1828   case ISD::SETLE:
1829   case ISD::SETULE: LowCC = ISD::SETULE; break;
1830   case ISD::SETGE:
1831   case ISD::SETUGE: LowCC = ISD::SETUGE; break;
1832   }
1833
1834   // Tmp1 = lo(op1) < lo(op2)   // Always unsigned comparison
1835   // Tmp2 = hi(op1) < hi(op2)   // Signedness depends on operands
1836   // dest = hi(op1) == hi(op2) ? Tmp1 : Tmp2;
1837
1838   // NOTE: on targets without efficient SELECT of bools, we can always use
1839   // this identity: (B1 ? B2 : B3) --> (B1 & B2)|(!B1&B3)
1840   TargetLowering::DAGCombinerInfo DagCombineInfo(DAG, false, true, NULL);
1841   SDOperand Tmp1, Tmp2;
1842   Tmp1 = TLI.SimplifySetCC(TLI.getSetCCResultType(LHSLo), LHSLo, RHSLo, LowCC,
1843                            false, DagCombineInfo);
1844   if (!Tmp1.Val)
1845     Tmp1 = DAG.getSetCC(TLI.getSetCCResultType(LHSLo), LHSLo, RHSLo, LowCC);
1846   Tmp2 = TLI.SimplifySetCC(TLI.getSetCCResultType(LHSHi), LHSHi, RHSHi,
1847                            CCCode, false, DagCombineInfo);
1848   if (!Tmp2.Val)
1849     Tmp2 = DAG.getNode(ISD::SETCC, TLI.getSetCCResultType(LHSHi), LHSHi, RHSHi,
1850                        DAG.getCondCode(CCCode));
1851
1852   ConstantSDNode *Tmp1C = dyn_cast<ConstantSDNode>(Tmp1.Val);
1853   ConstantSDNode *Tmp2C = dyn_cast<ConstantSDNode>(Tmp2.Val);
1854   if ((Tmp1C && Tmp1C->isNullValue()) ||
1855       (Tmp2C && Tmp2C->isNullValue() &&
1856        (CCCode == ISD::SETLE || CCCode == ISD::SETGE ||
1857         CCCode == ISD::SETUGE || CCCode == ISD::SETULE)) ||
1858       (Tmp2C && Tmp2C->getAPIntValue() == 1 &&
1859        (CCCode == ISD::SETLT || CCCode == ISD::SETGT ||
1860         CCCode == ISD::SETUGT || CCCode == ISD::SETULT))) {
1861     // low part is known false, returns high part.
1862     // For LE / GE, if high part is known false, ignore the low part.
1863     // For LT / GT, if high part is known true, ignore the low part.
1864     NewLHS = Tmp2;
1865     NewRHS = SDOperand();
1866     return;
1867   }
1868
1869   NewLHS = TLI.SimplifySetCC(TLI.getSetCCResultType(LHSHi), LHSHi, RHSHi,
1870                              ISD::SETEQ, false, DagCombineInfo);
1871   if (!NewLHS.Val)
1872     NewLHS = DAG.getSetCC(TLI.getSetCCResultType(LHSHi), LHSHi, RHSHi,
1873                           ISD::SETEQ);
1874   NewLHS = DAG.getNode(ISD::SELECT, Tmp1.getValueType(),
1875                        NewLHS, Tmp1, Tmp2);
1876   NewRHS = SDOperand();
1877 }
1878
1879 SDOperand DAGTypeLegalizer::ExpandIntOp_STORE(StoreSDNode *N, unsigned OpNo) {
1880   if (ISD::isNormalStore(N))
1881     return ExpandOp_NormalStore(N, OpNo);
1882
1883   assert(ISD::isUNINDEXEDStore(N) && "Indexed store during type legalization!");
1884   assert(OpNo == 1 && "Can only expand the stored value so far");
1885
1886   MVT VT = N->getOperand(1).getValueType();
1887   MVT NVT = TLI.getTypeToTransformTo(VT);
1888   SDOperand Ch  = N->getChain();
1889   SDOperand Ptr = N->getBasePtr();
1890   int SVOffset = N->getSrcValueOffset();
1891   unsigned Alignment = N->getAlignment();
1892   bool isVolatile = N->isVolatile();
1893   SDOperand Lo, Hi;
1894
1895   assert(NVT.isByteSized() && "Expanded type not byte sized!");
1896
1897   if (N->getMemoryVT().bitsLE(NVT)) {
1898     GetExpandedInteger(N->getValue(), Lo, Hi);
1899     return DAG.getTruncStore(Ch, Lo, Ptr, N->getSrcValue(), SVOffset,
1900                              N->getMemoryVT(), isVolatile, Alignment);
1901   } else if (TLI.isLittleEndian()) {
1902     // Little-endian - low bits are at low addresses.
1903     GetExpandedInteger(N->getValue(), Lo, Hi);
1904
1905     Lo = DAG.getStore(Ch, Lo, Ptr, N->getSrcValue(), SVOffset,
1906                       isVolatile, Alignment);
1907
1908     unsigned ExcessBits =
1909       N->getMemoryVT().getSizeInBits() - NVT.getSizeInBits();
1910     MVT NEVT = MVT::getIntegerVT(ExcessBits);
1911
1912     // Increment the pointer to the other half.
1913     unsigned IncrementSize = NVT.getSizeInBits()/8;
1914     Ptr = DAG.getNode(ISD::ADD, Ptr.getValueType(), Ptr,
1915                       DAG.getIntPtrConstant(IncrementSize));
1916     Hi = DAG.getTruncStore(Ch, Hi, Ptr, N->getSrcValue(),
1917                            SVOffset+IncrementSize, NEVT,
1918                            isVolatile, MinAlign(Alignment, IncrementSize));
1919     return DAG.getNode(ISD::TokenFactor, MVT::Other, Lo, Hi);
1920   } else {
1921     // Big-endian - high bits are at low addresses.  Favor aligned stores at
1922     // the cost of some bit-fiddling.
1923     GetExpandedInteger(N->getValue(), Lo, Hi);
1924
1925     MVT EVT = N->getMemoryVT();
1926     unsigned EBytes = EVT.getStoreSizeInBits()/8;
1927     unsigned IncrementSize = NVT.getSizeInBits()/8;
1928     unsigned ExcessBits = (EBytes - IncrementSize)*8;
1929     MVT HiVT = MVT::getIntegerVT(EVT.getSizeInBits() - ExcessBits);
1930
1931     if (ExcessBits < NVT.getSizeInBits()) {
1932       // Transfer high bits from the top of Lo to the bottom of Hi.
1933       Hi = DAG.getNode(ISD::SHL, NVT, Hi,
1934                        DAG.getConstant(NVT.getSizeInBits() - ExcessBits,
1935                                        TLI.getShiftAmountTy()));
1936       Hi = DAG.getNode(ISD::OR, NVT, Hi,
1937                        DAG.getNode(ISD::SRL, NVT, Lo,
1938                                    DAG.getConstant(ExcessBits,
1939                                                    TLI.getShiftAmountTy())));
1940     }
1941
1942     // Store both the high bits and maybe some of the low bits.
1943     Hi = DAG.getTruncStore(Ch, Hi, Ptr, N->getSrcValue(),
1944                            SVOffset, HiVT, isVolatile, Alignment);
1945
1946     // Increment the pointer to the other half.
1947     Ptr = DAG.getNode(ISD::ADD, Ptr.getValueType(), Ptr,
1948                       DAG.getIntPtrConstant(IncrementSize));
1949     // Store the lowest ExcessBits bits in the second half.
1950     Lo = DAG.getTruncStore(Ch, Lo, Ptr, N->getSrcValue(),
1951                            SVOffset+IncrementSize,
1952                            MVT::getIntegerVT(ExcessBits),
1953                            isVolatile, MinAlign(Alignment, IncrementSize));
1954     return DAG.getNode(ISD::TokenFactor, MVT::Other, Lo, Hi);
1955   }
1956 }