More DebugLoc propagation.
[oota-llvm.git] / lib / CodeGen / SelectionDAG / ScheduleDAGSDNodesEmit.cpp
1 //===---- ScheduleDAGEmit.cpp - Emit routines for the ScheduleDAG class ---===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 // This implements the Emit routines for the ScheduleDAG class, which creates
11 // MachineInstrs according to the computed schedule.
12 //
13 //===----------------------------------------------------------------------===//
14
15 #define DEBUG_TYPE "pre-RA-sched"
16 #include "llvm/CodeGen/ScheduleDAGSDNodes.h"
17 #include "llvm/CodeGen/MachineConstantPool.h"
18 #include "llvm/CodeGen/MachineFunction.h"
19 #include "llvm/CodeGen/MachineInstrBuilder.h"
20 #include "llvm/CodeGen/MachineRegisterInfo.h"
21 #include "llvm/Target/TargetData.h"
22 #include "llvm/Target/TargetMachine.h"
23 #include "llvm/Target/TargetInstrInfo.h"
24 #include "llvm/Target/TargetLowering.h"
25 #include "llvm/ADT/Statistic.h"
26 #include "llvm/Support/CommandLine.h"
27 #include "llvm/Support/Debug.h"
28 #include "llvm/Support/MathExtras.h"
29 using namespace llvm;
30
31 /// getInstrOperandRegClass - Return register class of the operand of an
32 /// instruction of the specified TargetInstrDesc.
33 static const TargetRegisterClass*
34 getInstrOperandRegClass(const TargetRegisterInfo *TRI, 
35                         const TargetInstrInfo *TII, const TargetInstrDesc &II,
36                         unsigned Op) {
37   if (Op >= II.getNumOperands()) {
38     assert(II.isVariadic() && "Invalid operand # of instruction");
39     return NULL;
40   }
41   if (II.OpInfo[Op].isLookupPtrRegClass())
42     return TII->getPointerRegClass();
43   return TRI->getRegClass(II.OpInfo[Op].RegClass);
44 }
45
46 /// EmitCopyFromReg - Generate machine code for an CopyFromReg node or an
47 /// implicit physical register output.
48 void ScheduleDAGSDNodes::EmitCopyFromReg(SDNode *Node, unsigned ResNo,
49                                          bool IsClone, bool IsCloned,
50                                          unsigned SrcReg,
51                                          DenseMap<SDValue, unsigned> &VRBaseMap) {
52   unsigned VRBase = 0;
53   if (TargetRegisterInfo::isVirtualRegister(SrcReg)) {
54     // Just use the input register directly!
55     SDValue Op(Node, ResNo);
56     if (IsClone)
57       VRBaseMap.erase(Op);
58     bool isNew = VRBaseMap.insert(std::make_pair(Op, SrcReg)).second;
59     isNew = isNew; // Silence compiler warning.
60     assert(isNew && "Node emitted out of order - early");
61     return;
62   }
63
64   // If the node is only used by a CopyToReg and the dest reg is a vreg, use
65   // the CopyToReg'd destination register instead of creating a new vreg.
66   bool MatchReg = true;
67   const TargetRegisterClass *UseRC = NULL;
68   if (!IsClone && !IsCloned)
69     for (SDNode::use_iterator UI = Node->use_begin(), E = Node->use_end();
70          UI != E; ++UI) {
71       SDNode *User = *UI;
72       bool Match = true;
73       if (User->getOpcode() == ISD::CopyToReg && 
74           User->getOperand(2).getNode() == Node &&
75           User->getOperand(2).getResNo() == ResNo) {
76         unsigned DestReg = cast<RegisterSDNode>(User->getOperand(1))->getReg();
77         if (TargetRegisterInfo::isVirtualRegister(DestReg)) {
78           VRBase = DestReg;
79           Match = false;
80         } else if (DestReg != SrcReg)
81           Match = false;
82       } else {
83         for (unsigned i = 0, e = User->getNumOperands(); i != e; ++i) {
84           SDValue Op = User->getOperand(i);
85           if (Op.getNode() != Node || Op.getResNo() != ResNo)
86             continue;
87           MVT VT = Node->getValueType(Op.getResNo());
88           if (VT == MVT::Other || VT == MVT::Flag)
89             continue;
90           Match = false;
91           if (User->isMachineOpcode()) {
92             const TargetInstrDesc &II = TII->get(User->getMachineOpcode());
93             const TargetRegisterClass *RC =
94               getInstrOperandRegClass(TRI,TII,II,i+II.getNumDefs());
95             if (!UseRC)
96               UseRC = RC;
97             else if (RC)
98               assert(UseRC == RC &&
99                      "Multiple uses expecting different register classes!");
100           }
101         }
102       }
103       MatchReg &= Match;
104       if (VRBase)
105         break;
106     }
107
108   MVT VT = Node->getValueType(ResNo);
109   const TargetRegisterClass *SrcRC = 0, *DstRC = 0;
110   SrcRC = TRI->getPhysicalRegisterRegClass(SrcReg, VT);
111   
112   // Figure out the register class to create for the destreg.
113   if (VRBase) {
114     DstRC = MRI.getRegClass(VRBase);
115   } else if (UseRC) {
116     assert(UseRC->hasType(VT) && "Incompatible phys register def and uses!");
117     DstRC = UseRC;
118   } else {
119     DstRC = TLI->getRegClassFor(VT);
120   }
121     
122   // If all uses are reading from the src physical register and copying the
123   // register is either impossible or very expensive, then don't create a copy.
124   if (MatchReg && SrcRC->getCopyCost() < 0) {
125     VRBase = SrcReg;
126   } else {
127     // Create the reg, emit the copy.
128     VRBase = MRI.createVirtualRegister(DstRC);
129     bool Emitted =
130       TII->copyRegToReg(*BB, End, VRBase, SrcReg, DstRC, SrcRC);
131     Emitted = Emitted; // Silence compiler warning.
132     assert(Emitted && "Unable to issue a copy instruction!");
133   }
134
135   SDValue Op(Node, ResNo);
136   if (IsClone)
137     VRBaseMap.erase(Op);
138   bool isNew = VRBaseMap.insert(std::make_pair(Op, VRBase)).second;
139   isNew = isNew; // Silence compiler warning.
140   assert(isNew && "Node emitted out of order - early");
141 }
142
143 /// getDstOfCopyToRegUse - If the only use of the specified result number of
144 /// node is a CopyToReg, return its destination register. Return 0 otherwise.
145 unsigned ScheduleDAGSDNodes::getDstOfOnlyCopyToRegUse(SDNode *Node,
146                                                       unsigned ResNo) const {
147   if (!Node->hasOneUse())
148     return 0;
149
150   SDNode *User = *Node->use_begin();
151   if (User->getOpcode() == ISD::CopyToReg && 
152       User->getOperand(2).getNode() == Node &&
153       User->getOperand(2).getResNo() == ResNo) {
154     unsigned Reg = cast<RegisterSDNode>(User->getOperand(1))->getReg();
155     if (TargetRegisterInfo::isVirtualRegister(Reg))
156       return Reg;
157   }
158   return 0;
159 }
160
161 void ScheduleDAGSDNodes::CreateVirtualRegisters(SDNode *Node, MachineInstr *MI,
162                                        const TargetInstrDesc &II,
163                                        bool IsClone, bool IsCloned,
164                                        DenseMap<SDValue, unsigned> &VRBaseMap) {
165   assert(Node->getMachineOpcode() != TargetInstrInfo::IMPLICIT_DEF &&
166          "IMPLICIT_DEF should have been handled as a special case elsewhere!");
167
168   for (unsigned i = 0; i < II.getNumDefs(); ++i) {
169     // If the specific node value is only used by a CopyToReg and the dest reg
170     // is a vreg, use the CopyToReg'd destination register instead of creating
171     // a new vreg.
172     unsigned VRBase = 0;
173
174     if (!IsClone && !IsCloned)
175       for (SDNode::use_iterator UI = Node->use_begin(), E = Node->use_end();
176            UI != E; ++UI) {
177         SDNode *User = *UI;
178         if (User->getOpcode() == ISD::CopyToReg && 
179             User->getOperand(2).getNode() == Node &&
180             User->getOperand(2).getResNo() == i) {
181           unsigned Reg = cast<RegisterSDNode>(User->getOperand(1))->getReg();
182           if (TargetRegisterInfo::isVirtualRegister(Reg)) {
183             VRBase = Reg;
184             MI->addOperand(MachineOperand::CreateReg(Reg, true));
185             break;
186           }
187         }
188       }
189
190     // Create the result registers for this node and add the result regs to
191     // the machine instruction.
192     if (VRBase == 0) {
193       const TargetRegisterClass *RC = getInstrOperandRegClass(TRI, TII, II, i);
194       assert(RC && "Isn't a register operand!");
195       VRBase = MRI.createVirtualRegister(RC);
196       MI->addOperand(MachineOperand::CreateReg(VRBase, true));
197     }
198
199     SDValue Op(Node, i);
200     if (IsClone)
201       VRBaseMap.erase(Op);
202     bool isNew = VRBaseMap.insert(std::make_pair(Op, VRBase)).second;
203     isNew = isNew; // Silence compiler warning.
204     assert(isNew && "Node emitted out of order - early");
205   }
206 }
207
208 /// getVR - Return the virtual register corresponding to the specified result
209 /// of the specified node.
210 unsigned ScheduleDAGSDNodes::getVR(SDValue Op,
211                                    DenseMap<SDValue, unsigned> &VRBaseMap) {
212   if (Op.isMachineOpcode() &&
213       Op.getMachineOpcode() == TargetInstrInfo::IMPLICIT_DEF) {
214     // Add an IMPLICIT_DEF instruction before every use.
215     unsigned VReg = getDstOfOnlyCopyToRegUse(Op.getNode(), Op.getResNo());
216     // IMPLICIT_DEF can produce any type of result so its TargetInstrDesc
217     // does not include operand register class info.
218     if (!VReg) {
219       const TargetRegisterClass *RC = TLI->getRegClassFor(Op.getValueType());
220       VReg = MRI.createVirtualRegister(RC);
221     }
222     BuildMI(BB, TII->get(TargetInstrInfo::IMPLICIT_DEF), VReg);
223     return VReg;
224   }
225
226   DenseMap<SDValue, unsigned>::iterator I = VRBaseMap.find(Op);
227   assert(I != VRBaseMap.end() && "Node emitted out of order - late");
228   return I->second;
229 }
230
231
232 /// AddOperand - Add the specified operand to the specified machine instr.  II
233 /// specifies the instruction information for the node, and IIOpNum is the
234 /// operand number (in the II) that we are adding. IIOpNum and II are used for 
235 /// assertions only.
236 void ScheduleDAGSDNodes::AddOperand(MachineInstr *MI, SDValue Op,
237                                     unsigned IIOpNum,
238                                     const TargetInstrDesc *II,
239                                     DenseMap<SDValue, unsigned> &VRBaseMap) {
240   if (Op.isMachineOpcode()) {
241     // Note that this case is redundant with the final else block, but we
242     // include it because it is the most common and it makes the logic
243     // simpler here.
244     assert(Op.getValueType() != MVT::Other &&
245            Op.getValueType() != MVT::Flag &&
246            "Chain and flag operands should occur at end of operand list!");
247     // Get/emit the operand.
248     unsigned VReg = getVR(Op, VRBaseMap);
249     const TargetInstrDesc &TID = MI->getDesc();
250     bool isOptDef = IIOpNum < TID.getNumOperands() &&
251       TID.OpInfo[IIOpNum].isOptionalDef();
252     MI->addOperand(MachineOperand::CreateReg(VReg, isOptDef));
253     
254     // Verify that it is right.
255     assert(TargetRegisterInfo::isVirtualRegister(VReg) && "Not a vreg?");
256 #ifndef NDEBUG
257     if (II) {
258       // There may be no register class for this operand if it is a variadic
259       // argument (RC will be NULL in this case).  In this case, we just assume
260       // the regclass is ok.
261       const TargetRegisterClass *RC =
262                           getInstrOperandRegClass(TRI, TII, *II, IIOpNum);
263       assert((RC || II->isVariadic()) && "Expected reg class info!");
264       const TargetRegisterClass *VRC = MRI.getRegClass(VReg);
265       if (RC && VRC != RC) {
266         cerr << "Register class of operand and regclass of use don't agree!\n";
267         cerr << "Operand = " << IIOpNum << "\n";
268         cerr << "Op->Val = "; Op.getNode()->dump(DAG); cerr << "\n";
269         cerr << "MI = "; MI->print(cerr);
270         cerr << "VReg = " << VReg << "\n";
271         cerr << "VReg RegClass     size = " << VRC->getSize()
272              << ", align = " << VRC->getAlignment() << "\n";
273         cerr << "Expected RegClass size = " << RC->getSize()
274              << ", align = " << RC->getAlignment() << "\n";
275         cerr << "Fatal error, aborting.\n";
276         abort();
277       }
278     }
279 #endif
280   } else if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op)) {
281     MI->addOperand(MachineOperand::CreateImm(C->getZExtValue()));
282   } else if (ConstantFPSDNode *F = dyn_cast<ConstantFPSDNode>(Op)) {
283     const ConstantFP *CFP = F->getConstantFPValue();
284     MI->addOperand(MachineOperand::CreateFPImm(CFP));
285   } else if (RegisterSDNode *R = dyn_cast<RegisterSDNode>(Op)) {
286     MI->addOperand(MachineOperand::CreateReg(R->getReg(), false));
287   } else if (GlobalAddressSDNode *TGA = dyn_cast<GlobalAddressSDNode>(Op)) {
288     MI->addOperand(MachineOperand::CreateGA(TGA->getGlobal(),TGA->getOffset()));
289   } else if (BasicBlockSDNode *BB = dyn_cast<BasicBlockSDNode>(Op)) {
290     MI->addOperand(MachineOperand::CreateMBB(BB->getBasicBlock()));
291   } else if (FrameIndexSDNode *FI = dyn_cast<FrameIndexSDNode>(Op)) {
292     MI->addOperand(MachineOperand::CreateFI(FI->getIndex()));
293   } else if (JumpTableSDNode *JT = dyn_cast<JumpTableSDNode>(Op)) {
294     MI->addOperand(MachineOperand::CreateJTI(JT->getIndex()));
295   } else if (ConstantPoolSDNode *CP = dyn_cast<ConstantPoolSDNode>(Op)) {
296     int Offset = CP->getOffset();
297     unsigned Align = CP->getAlignment();
298     const Type *Type = CP->getType();
299     // MachineConstantPool wants an explicit alignment.
300     if (Align == 0) {
301       Align = TM.getTargetData()->getPreferredTypeAlignmentShift(Type);
302       if (Align == 0) {
303         // Alignment of vector types.  FIXME!
304         Align = TM.getTargetData()->getTypePaddedSize(Type);
305         Align = Log2_64(Align);
306       }
307     }
308     
309     unsigned Idx;
310     if (CP->isMachineConstantPoolEntry())
311       Idx = ConstPool->getConstantPoolIndex(CP->getMachineCPVal(), Align);
312     else
313       Idx = ConstPool->getConstantPoolIndex(CP->getConstVal(), Align);
314     MI->addOperand(MachineOperand::CreateCPI(Idx, Offset));
315   } else if (ExternalSymbolSDNode *ES = dyn_cast<ExternalSymbolSDNode>(Op)) {
316     MI->addOperand(MachineOperand::CreateES(ES->getSymbol()));
317   } else {
318     assert(Op.getValueType() != MVT::Other &&
319            Op.getValueType() != MVT::Flag &&
320            "Chain and flag operands should occur at end of operand list!");
321     unsigned VReg = getVR(Op, VRBaseMap);
322     MI->addOperand(MachineOperand::CreateReg(VReg, false));
323     
324     // Verify that it is right.  Note that the reg class of the physreg and the
325     // vreg don't necessarily need to match, but the target copy insertion has
326     // to be able to handle it.  This handles things like copies from ST(0) to
327     // an FP vreg on x86.
328     assert(TargetRegisterInfo::isVirtualRegister(VReg) && "Not a vreg?");
329     if (II && !II->isVariadic()) {
330       assert(getInstrOperandRegClass(TRI, TII, *II, IIOpNum) &&
331              "Don't have operand info for this instruction!");
332     }
333   }  
334 }
335
336 /// EmitSubregNode - Generate machine code for subreg nodes.
337 ///
338 void ScheduleDAGSDNodes::EmitSubregNode(SDNode *Node, 
339                                         DenseMap<SDValue, unsigned> &VRBaseMap) {
340   unsigned VRBase = 0;
341   unsigned Opc = Node->getMachineOpcode();
342   
343   // If the node is only used by a CopyToReg and the dest reg is a vreg, use
344   // the CopyToReg'd destination register instead of creating a new vreg.
345   for (SDNode::use_iterator UI = Node->use_begin(), E = Node->use_end();
346        UI != E; ++UI) {
347     SDNode *User = *UI;
348     if (User->getOpcode() == ISD::CopyToReg && 
349         User->getOperand(2).getNode() == Node) {
350       unsigned DestReg = cast<RegisterSDNode>(User->getOperand(1))->getReg();
351       if (TargetRegisterInfo::isVirtualRegister(DestReg)) {
352         VRBase = DestReg;
353         break;
354       }
355     }
356   }
357   
358   if (Opc == TargetInstrInfo::EXTRACT_SUBREG) {
359     unsigned SubIdx = cast<ConstantSDNode>(Node->getOperand(1))->getZExtValue();
360
361     // Create the extract_subreg machine instruction.
362     MachineInstr *MI = BuildMI(MF, TII->get(TargetInstrInfo::EXTRACT_SUBREG));
363
364     // Figure out the register class to create for the destreg.
365     const TargetRegisterClass *SRC = TLI->getRegClassFor(Node->getValueType(0));
366
367     if (VRBase) {
368       // Grab the destination register
369 #ifndef NDEBUG
370       const TargetRegisterClass *DRC = MRI.getRegClass(VRBase);
371       assert(SRC && DRC && SRC == DRC && 
372              "Source subregister and destination must have the same class");
373 #endif
374     } else {
375       // Create the reg
376       assert(SRC && "Couldn't find source register class");
377       VRBase = MRI.createVirtualRegister(SRC);
378     }
379     
380     // Add def, source, and subreg index
381     MI->addOperand(MachineOperand::CreateReg(VRBase, true));
382     AddOperand(MI, Node->getOperand(0), 0, 0, VRBaseMap);
383     MI->addOperand(MachineOperand::CreateImm(SubIdx));
384     BB->insert(End, MI);
385   } else if (Opc == TargetInstrInfo::INSERT_SUBREG ||
386              Opc == TargetInstrInfo::SUBREG_TO_REG) {
387     SDValue N0 = Node->getOperand(0);
388     SDValue N1 = Node->getOperand(1);
389     SDValue N2 = Node->getOperand(2);
390     unsigned SubIdx = cast<ConstantSDNode>(N2)->getZExtValue();
391     
392       
393     // Figure out the register class to create for the destreg.
394     const TargetRegisterClass *TRC = 0;
395     if (VRBase) {
396       TRC = MRI.getRegClass(VRBase);
397     } else {
398       TRC = TLI->getRegClassFor(Node->getValueType(0));
399       assert(TRC && "Couldn't determine register class for insert_subreg");
400       VRBase = MRI.createVirtualRegister(TRC); // Create the reg
401     }
402     
403     // Create the insert_subreg or subreg_to_reg machine instruction.
404     MachineInstr *MI = BuildMI(MF, TII->get(Opc));
405     MI->addOperand(MachineOperand::CreateReg(VRBase, true));
406     
407     // If creating a subreg_to_reg, then the first input operand
408     // is an implicit value immediate, otherwise it's a register
409     if (Opc == TargetInstrInfo::SUBREG_TO_REG) {
410       const ConstantSDNode *SD = cast<ConstantSDNode>(N0);
411       MI->addOperand(MachineOperand::CreateImm(SD->getZExtValue()));
412     } else
413       AddOperand(MI, N0, 0, 0, VRBaseMap);
414     // Add the subregster being inserted
415     AddOperand(MI, N1, 0, 0, VRBaseMap);
416     MI->addOperand(MachineOperand::CreateImm(SubIdx));
417     BB->insert(End, MI);
418   } else
419     assert(0 && "Node is not insert_subreg, extract_subreg, or subreg_to_reg");
420      
421   SDValue Op(Node, 0);
422   bool isNew = VRBaseMap.insert(std::make_pair(Op, VRBase)).second;
423   isNew = isNew; // Silence compiler warning.
424   assert(isNew && "Node emitted out of order - early");
425 }
426
427 /// EmitNode - Generate machine code for an node and needed dependencies.
428 ///
429 void ScheduleDAGSDNodes::EmitNode(SDNode *Node, bool IsClone, bool IsCloned,
430                                   DenseMap<SDValue, unsigned> &VRBaseMap) {
431   // If machine instruction
432   if (Node->isMachineOpcode()) {
433     unsigned Opc = Node->getMachineOpcode();
434     
435     // Handle subreg insert/extract specially
436     if (Opc == TargetInstrInfo::EXTRACT_SUBREG || 
437         Opc == TargetInstrInfo::INSERT_SUBREG ||
438         Opc == TargetInstrInfo::SUBREG_TO_REG) {
439       EmitSubregNode(Node, VRBaseMap);
440       return;
441     }
442
443     if (Opc == TargetInstrInfo::IMPLICIT_DEF)
444       // We want a unique VR for each IMPLICIT_DEF use.
445       return;
446     
447     const TargetInstrDesc &II = TII->get(Opc);
448     unsigned NumResults = CountResults(Node);
449     unsigned NodeOperands = CountOperands(Node);
450     unsigned MemOperandsEnd = ComputeMemOperandsEnd(Node);
451     bool HasPhysRegOuts = (NumResults > II.getNumDefs()) &&
452                           II.getImplicitDefs() != 0;
453 #ifndef NDEBUG
454     unsigned NumMIOperands = NodeOperands + NumResults;
455     assert((II.getNumOperands() == NumMIOperands ||
456             HasPhysRegOuts || II.isVariadic()) &&
457            "#operands for dag node doesn't match .td file!"); 
458 #endif
459
460     // Create the new machine instruction.
461     MachineInstr *MI = BuildMI(MF, II);
462     
463     // Add result register values for things that are defined by this
464     // instruction.
465     if (NumResults)
466       CreateVirtualRegisters(Node, MI, II, IsClone, IsCloned, VRBaseMap);
467     
468     // Emit all of the actual operands of this instruction, adding them to the
469     // instruction as appropriate.
470     for (unsigned i = 0; i != NodeOperands; ++i)
471       AddOperand(MI, Node->getOperand(i), i+II.getNumDefs(), &II, VRBaseMap);
472
473     // Emit all of the memory operands of this instruction
474     for (unsigned i = NodeOperands; i != MemOperandsEnd; ++i)
475       AddMemOperand(MI, cast<MemOperandSDNode>(Node->getOperand(i))->MO);
476
477     if (II.usesCustomDAGSchedInsertionHook()) {
478       // Insert this instruction into the basic block using a target
479       // specific inserter which may returns a new basic block.
480       BB = TLI->EmitInstrWithCustomInserter(MI, BB);
481       Begin = End = BB->end();
482     } else
483       BB->insert(End, MI);
484
485     // Additional results must be an physical register def.
486     if (HasPhysRegOuts) {
487       for (unsigned i = II.getNumDefs(); i < NumResults; ++i) {
488         unsigned Reg = II.getImplicitDefs()[i - II.getNumDefs()];
489         if (Node->hasAnyUseOfValue(i))
490           EmitCopyFromReg(Node, i, IsClone, IsCloned, Reg, VRBaseMap);
491       }
492     }
493     return;
494   }
495
496   switch (Node->getOpcode()) {
497   default:
498 #ifndef NDEBUG
499     Node->dump(DAG);
500 #endif
501     assert(0 && "This target-independent node should have been selected!");
502     break;
503   case ISD::EntryToken:
504     assert(0 && "EntryToken should have been excluded from the schedule!");
505     break;
506   case ISD::TokenFactor: // fall thru
507     break;
508   case ISD::CopyToReg: {
509     unsigned SrcReg;
510     SDValue SrcVal = Node->getOperand(2);
511     if (RegisterSDNode *R = dyn_cast<RegisterSDNode>(SrcVal))
512       SrcReg = R->getReg();
513     else
514       SrcReg = getVR(SrcVal, VRBaseMap);
515       
516     unsigned DestReg = cast<RegisterSDNode>(Node->getOperand(1))->getReg();
517     if (SrcReg == DestReg) // Coalesced away the copy? Ignore.
518       break;
519       
520     const TargetRegisterClass *SrcTRC = 0, *DstTRC = 0;
521     // Get the register classes of the src/dst.
522     if (TargetRegisterInfo::isVirtualRegister(SrcReg))
523       SrcTRC = MRI.getRegClass(SrcReg);
524     else
525       SrcTRC = TRI->getPhysicalRegisterRegClass(SrcReg,SrcVal.getValueType());
526
527     if (TargetRegisterInfo::isVirtualRegister(DestReg))
528       DstTRC = MRI.getRegClass(DestReg);
529     else
530       DstTRC = TRI->getPhysicalRegisterRegClass(DestReg,
531                                             Node->getOperand(1).getValueType());
532     TII->copyRegToReg(*BB, End, DestReg, SrcReg, DstTRC, SrcTRC);
533     break;
534   }
535   case ISD::CopyFromReg: {
536     unsigned SrcReg = cast<RegisterSDNode>(Node->getOperand(1))->getReg();
537     EmitCopyFromReg(Node, 0, IsClone, IsCloned, SrcReg, VRBaseMap);
538     break;
539   }
540   case ISD::INLINEASM: {
541     unsigned NumOps = Node->getNumOperands();
542     if (Node->getOperand(NumOps-1).getValueType() == MVT::Flag)
543       --NumOps;  // Ignore the flag operand.
544       
545     // Create the inline asm machine instruction.
546     MachineInstr *MI = BuildMI(MF, TII->get(TargetInstrInfo::INLINEASM));
547
548     // Add the asm string as an external symbol operand.
549     const char *AsmStr =
550       cast<ExternalSymbolSDNode>(Node->getOperand(1))->getSymbol();
551     MI->addOperand(MachineOperand::CreateES(AsmStr));
552       
553     // Add all of the operand registers to the instruction.
554     for (unsigned i = 2; i != NumOps;) {
555       unsigned Flags =
556         cast<ConstantSDNode>(Node->getOperand(i))->getZExtValue();
557       unsigned NumVals = Flags >> 3;
558         
559       MI->addOperand(MachineOperand::CreateImm(Flags));
560       ++i;  // Skip the ID value.
561         
562       switch (Flags & 7) {
563       default: assert(0 && "Bad flags!");
564       case 2:   // Def of register.
565         for (; NumVals; --NumVals, ++i) {
566           unsigned Reg = cast<RegisterSDNode>(Node->getOperand(i))->getReg();
567           MI->addOperand(MachineOperand::CreateReg(Reg, true));
568         }
569         break;
570       case 6:   // Def of earlyclobber register.
571         for (; NumVals; --NumVals, ++i) {
572           unsigned Reg = cast<RegisterSDNode>(Node->getOperand(i))->getReg();
573           MI->addOperand(MachineOperand::CreateReg(Reg, true, false, false, 
574                                                    false, 0, true));
575         }
576         break;
577       case 1:  // Use of register.
578       case 3:  // Immediate.
579       case 4:  // Addressing mode.
580         // The addressing mode has been selected, just add all of the
581         // operands to the machine instruction.
582         for (; NumVals; --NumVals, ++i)
583           AddOperand(MI, Node->getOperand(i), 0, 0, VRBaseMap);
584         break;
585       }
586     }
587     BB->insert(End, MI);
588     break;
589   }
590   }
591 }
592
593 /// EmitSchedule - Emit the machine code in scheduled order.
594 MachineBasicBlock *ScheduleDAGSDNodes::EmitSchedule() {
595   DenseMap<SDValue, unsigned> VRBaseMap;
596   DenseMap<SUnit*, unsigned> CopyVRBaseMap;
597   for (unsigned i = 0, e = Sequence.size(); i != e; i++) {
598     SUnit *SU = Sequence[i];
599     if (!SU) {
600       // Null SUnit* is a noop.
601       EmitNoop();
602       continue;
603     }
604
605     // For pre-regalloc scheduling, create instructions corresponding to the
606     // SDNode and any flagged SDNodes and append them to the block.
607     if (!SU->getNode()) {
608       // Emit a copy.
609       EmitPhysRegCopy(SU, CopyVRBaseMap);
610       continue;
611     }
612
613     SmallVector<SDNode *, 4> FlaggedNodes;
614     for (SDNode *N = SU->getNode()->getFlaggedNode(); N;
615          N = N->getFlaggedNode())
616       FlaggedNodes.push_back(N);
617     while (!FlaggedNodes.empty()) {
618       EmitNode(FlaggedNodes.back(), SU->OrigNode != SU, SU->isCloned,VRBaseMap);
619       FlaggedNodes.pop_back();
620     }
621     EmitNode(SU->getNode(), SU->OrigNode != SU, SU->isCloned, VRBaseMap);
622   }
623
624   return BB;
625 }