80 column rule.
[oota-llvm.git] / lib / CodeGen / SelectionDAG / SelectionDAG.cpp
1 //===-- SelectionDAG.cpp - Implement the SelectionDAG data structures -----===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 // This implements the SelectionDAG class.
11 //
12 //===----------------------------------------------------------------------===//
13 #include "llvm/CodeGen/SelectionDAG.h"
14 #include "llvm/Constants.h"
15 #include "llvm/Analysis/ValueTracking.h"
16 #include "llvm/GlobalAlias.h"
17 #include "llvm/GlobalVariable.h"
18 #include "llvm/Intrinsics.h"
19 #include "llvm/DerivedTypes.h"
20 #include "llvm/Assembly/Writer.h"
21 #include "llvm/CallingConv.h"
22 #include "llvm/CodeGen/MachineBasicBlock.h"
23 #include "llvm/CodeGen/MachineConstantPool.h"
24 #include "llvm/CodeGen/MachineFrameInfo.h"
25 #include "llvm/CodeGen/MachineModuleInfo.h"
26 #include "llvm/CodeGen/PseudoSourceValue.h"
27 #include "llvm/Target/TargetRegisterInfo.h"
28 #include "llvm/Target/TargetData.h"
29 #include "llvm/Target/TargetLowering.h"
30 #include "llvm/Target/TargetOptions.h"
31 #include "llvm/Target/TargetInstrInfo.h"
32 #include "llvm/Target/TargetMachine.h"
33 #include "llvm/Support/CommandLine.h"
34 #include "llvm/Support/MathExtras.h"
35 #include "llvm/Support/raw_ostream.h"
36 #include "llvm/ADT/SetVector.h"
37 #include "llvm/ADT/SmallPtrSet.h"
38 #include "llvm/ADT/SmallSet.h"
39 #include "llvm/ADT/SmallVector.h"
40 #include "llvm/ADT/StringExtras.h"
41 #include <algorithm>
42 #include <cmath>
43 using namespace llvm;
44
45 /// makeVTList - Return an instance of the SDVTList struct initialized with the
46 /// specified members.
47 static SDVTList makeVTList(const MVT *VTs, unsigned NumVTs) {
48   SDVTList Res = {VTs, NumVTs};
49   return Res;
50 }
51
52 static const fltSemantics *MVTToAPFloatSemantics(MVT VT) {
53   switch (VT.getSimpleVT()) {
54   default: assert(0 && "Unknown FP format");
55   case MVT::f32:     return &APFloat::IEEEsingle;
56   case MVT::f64:     return &APFloat::IEEEdouble;
57   case MVT::f80:     return &APFloat::x87DoubleExtended;
58   case MVT::f128:    return &APFloat::IEEEquad;
59   case MVT::ppcf128: return &APFloat::PPCDoubleDouble;
60   }
61 }
62
63 SelectionDAG::DAGUpdateListener::~DAGUpdateListener() {}
64
65 //===----------------------------------------------------------------------===//
66 //                              ConstantFPSDNode Class
67 //===----------------------------------------------------------------------===//
68
69 /// isExactlyValue - We don't rely on operator== working on double values, as
70 /// it returns true for things that are clearly not equal, like -0.0 and 0.0.
71 /// As such, this method can be used to do an exact bit-for-bit comparison of
72 /// two floating point values.
73 bool ConstantFPSDNode::isExactlyValue(const APFloat& V) const {
74   return getValueAPF().bitwiseIsEqual(V);
75 }
76
77 bool ConstantFPSDNode::isValueValidForType(MVT VT,
78                                            const APFloat& Val) {
79   assert(VT.isFloatingPoint() && "Can only convert between FP types");
80   
81   // PPC long double cannot be converted to any other type.
82   if (VT == MVT::ppcf128 ||
83       &Val.getSemantics() == &APFloat::PPCDoubleDouble)
84     return false;
85   
86   // convert modifies in place, so make a copy.
87   APFloat Val2 = APFloat(Val);
88   bool losesInfo;
89   (void) Val2.convert(*MVTToAPFloatSemantics(VT), APFloat::rmNearestTiesToEven,
90                       &losesInfo);
91   return !losesInfo;
92 }
93
94 //===----------------------------------------------------------------------===//
95 //                              ISD Namespace
96 //===----------------------------------------------------------------------===//
97
98 /// isBuildVectorAllOnes - Return true if the specified node is a
99 /// BUILD_VECTOR where all of the elements are ~0 or undef.
100 bool ISD::isBuildVectorAllOnes(const SDNode *N) {
101   // Look through a bit convert.
102   if (N->getOpcode() == ISD::BIT_CONVERT)
103     N = N->getOperand(0).getNode();
104   
105   if (N->getOpcode() != ISD::BUILD_VECTOR) return false;
106   
107   unsigned i = 0, e = N->getNumOperands();
108   
109   // Skip over all of the undef values.
110   while (i != e && N->getOperand(i).getOpcode() == ISD::UNDEF)
111     ++i;
112   
113   // Do not accept an all-undef vector.
114   if (i == e) return false;
115   
116   // Do not accept build_vectors that aren't all constants or which have non-~0
117   // elements.
118   SDValue NotZero = N->getOperand(i);
119   if (isa<ConstantSDNode>(NotZero)) {
120     if (!cast<ConstantSDNode>(NotZero)->isAllOnesValue())
121       return false;
122   } else if (isa<ConstantFPSDNode>(NotZero)) {
123     if (!cast<ConstantFPSDNode>(NotZero)->getValueAPF().
124                 bitcastToAPInt().isAllOnesValue())
125       return false;
126   } else
127     return false;
128   
129   // Okay, we have at least one ~0 value, check to see if the rest match or are
130   // undefs.
131   for (++i; i != e; ++i)
132     if (N->getOperand(i) != NotZero &&
133         N->getOperand(i).getOpcode() != ISD::UNDEF)
134       return false;
135   return true;
136 }
137
138
139 /// isBuildVectorAllZeros - Return true if the specified node is a
140 /// BUILD_VECTOR where all of the elements are 0 or undef.
141 bool ISD::isBuildVectorAllZeros(const SDNode *N) {
142   // Look through a bit convert.
143   if (N->getOpcode() == ISD::BIT_CONVERT)
144     N = N->getOperand(0).getNode();
145   
146   if (N->getOpcode() != ISD::BUILD_VECTOR) return false;
147   
148   unsigned i = 0, e = N->getNumOperands();
149   
150   // Skip over all of the undef values.
151   while (i != e && N->getOperand(i).getOpcode() == ISD::UNDEF)
152     ++i;
153   
154   // Do not accept an all-undef vector.
155   if (i == e) return false;
156   
157   // Do not accept build_vectors that aren't all constants or which have non-~0
158   // elements.
159   SDValue Zero = N->getOperand(i);
160   if (isa<ConstantSDNode>(Zero)) {
161     if (!cast<ConstantSDNode>(Zero)->isNullValue())
162       return false;
163   } else if (isa<ConstantFPSDNode>(Zero)) {
164     if (!cast<ConstantFPSDNode>(Zero)->getValueAPF().isPosZero())
165       return false;
166   } else
167     return false;
168   
169   // Okay, we have at least one ~0 value, check to see if the rest match or are
170   // undefs.
171   for (++i; i != e; ++i)
172     if (N->getOperand(i) != Zero &&
173         N->getOperand(i).getOpcode() != ISD::UNDEF)
174       return false;
175   return true;
176 }
177
178 /// isScalarToVector - Return true if the specified node is a
179 /// ISD::SCALAR_TO_VECTOR node or a BUILD_VECTOR node where only the low
180 /// element is not an undef.
181 bool ISD::isScalarToVector(const SDNode *N) {
182   if (N->getOpcode() == ISD::SCALAR_TO_VECTOR)
183     return true;
184
185   if (N->getOpcode() != ISD::BUILD_VECTOR)
186     return false;
187   if (N->getOperand(0).getOpcode() == ISD::UNDEF)
188     return false;
189   unsigned NumElems = N->getNumOperands();
190   for (unsigned i = 1; i < NumElems; ++i) {
191     SDValue V = N->getOperand(i);
192     if (V.getOpcode() != ISD::UNDEF)
193       return false;
194   }
195   return true;
196 }
197
198
199 /// isDebugLabel - Return true if the specified node represents a debug
200 /// label (i.e. ISD::DBG_LABEL or TargetInstrInfo::DBG_LABEL node).
201 bool ISD::isDebugLabel(const SDNode *N) {
202   SDValue Zero;
203   if (N->getOpcode() == ISD::DBG_LABEL)
204     return true;
205   if (N->isMachineOpcode() &&
206       N->getMachineOpcode() == TargetInstrInfo::DBG_LABEL)
207     return true;
208   return false;
209 }
210
211 /// getSetCCSwappedOperands - Return the operation corresponding to (Y op X)
212 /// when given the operation for (X op Y).
213 ISD::CondCode ISD::getSetCCSwappedOperands(ISD::CondCode Operation) {
214   // To perform this operation, we just need to swap the L and G bits of the
215   // operation.
216   unsigned OldL = (Operation >> 2) & 1;
217   unsigned OldG = (Operation >> 1) & 1;
218   return ISD::CondCode((Operation & ~6) |  // Keep the N, U, E bits
219                        (OldL << 1) |       // New G bit
220                        (OldG << 2));       // New L bit.
221 }
222
223 /// getSetCCInverse - Return the operation corresponding to !(X op Y), where
224 /// 'op' is a valid SetCC operation.
225 ISD::CondCode ISD::getSetCCInverse(ISD::CondCode Op, bool isInteger) {
226   unsigned Operation = Op;
227   if (isInteger)
228     Operation ^= 7;   // Flip L, G, E bits, but not U.
229   else
230     Operation ^= 15;  // Flip all of the condition bits.
231
232   if (Operation > ISD::SETTRUE2)
233     Operation &= ~8;  // Don't let N and U bits get set.
234
235   return ISD::CondCode(Operation);
236 }
237
238
239 /// isSignedOp - For an integer comparison, return 1 if the comparison is a
240 /// signed operation and 2 if the result is an unsigned comparison.  Return zero
241 /// if the operation does not depend on the sign of the input (setne and seteq).
242 static int isSignedOp(ISD::CondCode Opcode) {
243   switch (Opcode) {
244   default: assert(0 && "Illegal integer setcc operation!");
245   case ISD::SETEQ:
246   case ISD::SETNE: return 0;
247   case ISD::SETLT:
248   case ISD::SETLE:
249   case ISD::SETGT:
250   case ISD::SETGE: return 1;
251   case ISD::SETULT:
252   case ISD::SETULE:
253   case ISD::SETUGT:
254   case ISD::SETUGE: return 2;
255   }
256 }
257
258 /// getSetCCOrOperation - Return the result of a logical OR between different
259 /// comparisons of identical values: ((X op1 Y) | (X op2 Y)).  This function
260 /// returns SETCC_INVALID if it is not possible to represent the resultant
261 /// comparison.
262 ISD::CondCode ISD::getSetCCOrOperation(ISD::CondCode Op1, ISD::CondCode Op2,
263                                        bool isInteger) {
264   if (isInteger && (isSignedOp(Op1) | isSignedOp(Op2)) == 3)
265     // Cannot fold a signed integer setcc with an unsigned integer setcc.
266     return ISD::SETCC_INVALID;
267
268   unsigned Op = Op1 | Op2;  // Combine all of the condition bits.
269
270   // If the N and U bits get set then the resultant comparison DOES suddenly
271   // care about orderedness, and is true when ordered.
272   if (Op > ISD::SETTRUE2)
273     Op &= ~16;     // Clear the U bit if the N bit is set.
274   
275   // Canonicalize illegal integer setcc's.
276   if (isInteger && Op == ISD::SETUNE)  // e.g. SETUGT | SETULT
277     Op = ISD::SETNE;
278   
279   return ISD::CondCode(Op);
280 }
281
282 /// getSetCCAndOperation - Return the result of a logical AND between different
283 /// comparisons of identical values: ((X op1 Y) & (X op2 Y)).  This
284 /// function returns zero if it is not possible to represent the resultant
285 /// comparison.
286 ISD::CondCode ISD::getSetCCAndOperation(ISD::CondCode Op1, ISD::CondCode Op2,
287                                         bool isInteger) {
288   if (isInteger && (isSignedOp(Op1) | isSignedOp(Op2)) == 3)
289     // Cannot fold a signed setcc with an unsigned setcc.
290     return ISD::SETCC_INVALID;
291
292   // Combine all of the condition bits.
293   ISD::CondCode Result = ISD::CondCode(Op1 & Op2);
294   
295   // Canonicalize illegal integer setcc's.
296   if (isInteger) {
297     switch (Result) {
298     default: break;
299     case ISD::SETUO : Result = ISD::SETFALSE; break;  // SETUGT & SETULT
300     case ISD::SETOEQ:                                 // SETEQ  & SETU[LG]E
301     case ISD::SETUEQ: Result = ISD::SETEQ   ; break;  // SETUGE & SETULE
302     case ISD::SETOLT: Result = ISD::SETULT  ; break;  // SETULT & SETNE
303     case ISD::SETOGT: Result = ISD::SETUGT  ; break;  // SETUGT & SETNE
304     }
305   }
306   
307   return Result;
308 }
309
310 const TargetMachine &SelectionDAG::getTarget() const {
311   return MF->getTarget();
312 }
313
314 //===----------------------------------------------------------------------===//
315 //                           SDNode Profile Support
316 //===----------------------------------------------------------------------===//
317
318 /// AddNodeIDOpcode - Add the node opcode to the NodeID data.
319 ///
320 static void AddNodeIDOpcode(FoldingSetNodeID &ID, unsigned OpC)  {
321   ID.AddInteger(OpC);
322 }
323
324 /// AddNodeIDValueTypes - Value type lists are intern'd so we can represent them
325 /// solely with their pointer.
326 static void AddNodeIDValueTypes(FoldingSetNodeID &ID, SDVTList VTList) {
327   ID.AddPointer(VTList.VTs);  
328 }
329
330 /// AddNodeIDOperands - Various routines for adding operands to the NodeID data.
331 ///
332 static void AddNodeIDOperands(FoldingSetNodeID &ID,
333                               const SDValue *Ops, unsigned NumOps) {
334   for (; NumOps; --NumOps, ++Ops) {
335     ID.AddPointer(Ops->getNode());
336     ID.AddInteger(Ops->getResNo());
337   }
338 }
339
340 /// AddNodeIDOperands - Various routines for adding operands to the NodeID data.
341 ///
342 static void AddNodeIDOperands(FoldingSetNodeID &ID,
343                               const SDUse *Ops, unsigned NumOps) {
344   for (; NumOps; --NumOps, ++Ops) {
345     ID.AddPointer(Ops->getNode());
346     ID.AddInteger(Ops->getResNo());
347   }
348 }
349
350 static void AddNodeIDNode(FoldingSetNodeID &ID,
351                           unsigned short OpC, SDVTList VTList, 
352                           const SDValue *OpList, unsigned N) {
353   AddNodeIDOpcode(ID, OpC);
354   AddNodeIDValueTypes(ID, VTList);
355   AddNodeIDOperands(ID, OpList, N);
356 }
357
358 /// AddNodeIDCustom - If this is an SDNode with special info, add this info to
359 /// the NodeID data.
360 static void AddNodeIDCustom(FoldingSetNodeID &ID, const SDNode *N) {
361   switch (N->getOpcode()) {
362   default: break;  // Normal nodes don't need extra info.
363   case ISD::ARG_FLAGS:
364     ID.AddInteger(cast<ARG_FLAGSSDNode>(N)->getArgFlags().getRawBits());
365     break;
366   case ISD::TargetConstant:
367   case ISD::Constant:
368     ID.AddPointer(cast<ConstantSDNode>(N)->getConstantIntValue());
369     break;
370   case ISD::TargetConstantFP:
371   case ISD::ConstantFP: {
372     ID.AddPointer(cast<ConstantFPSDNode>(N)->getConstantFPValue());
373     break;
374   }
375   case ISD::TargetGlobalAddress:
376   case ISD::GlobalAddress:
377   case ISD::TargetGlobalTLSAddress:
378   case ISD::GlobalTLSAddress: {
379     const GlobalAddressSDNode *GA = cast<GlobalAddressSDNode>(N);
380     ID.AddPointer(GA->getGlobal());
381     ID.AddInteger(GA->getOffset());
382     break;
383   }
384   case ISD::BasicBlock:
385     ID.AddPointer(cast<BasicBlockSDNode>(N)->getBasicBlock());
386     break;
387   case ISD::Register:
388     ID.AddInteger(cast<RegisterSDNode>(N)->getReg());
389     break;
390   case ISD::DBG_STOPPOINT: {
391     const DbgStopPointSDNode *DSP = cast<DbgStopPointSDNode>(N);
392     ID.AddInteger(DSP->getLine());
393     ID.AddInteger(DSP->getColumn());
394     ID.AddPointer(DSP->getCompileUnit());
395     break;
396   }
397   case ISD::SRCVALUE:
398     ID.AddPointer(cast<SrcValueSDNode>(N)->getValue());
399     break;
400   case ISD::MEMOPERAND: {
401     const MachineMemOperand &MO = cast<MemOperandSDNode>(N)->MO;
402     MO.Profile(ID);
403     break;
404   }
405   case ISD::FrameIndex:
406   case ISD::TargetFrameIndex:
407     ID.AddInteger(cast<FrameIndexSDNode>(N)->getIndex());
408     break;
409   case ISD::JumpTable:
410   case ISD::TargetJumpTable:
411     ID.AddInteger(cast<JumpTableSDNode>(N)->getIndex());
412     break;
413   case ISD::ConstantPool:
414   case ISD::TargetConstantPool: {
415     const ConstantPoolSDNode *CP = cast<ConstantPoolSDNode>(N);
416     ID.AddInteger(CP->getAlignment());
417     ID.AddInteger(CP->getOffset());
418     if (CP->isMachineConstantPoolEntry())
419       CP->getMachineCPVal()->AddSelectionDAGCSEId(ID);
420     else
421       ID.AddPointer(CP->getConstVal());
422     break;
423   }
424   case ISD::CALL: {
425     const CallSDNode *Call = cast<CallSDNode>(N);
426     ID.AddInteger(Call->getCallingConv());
427     ID.AddInteger(Call->isVarArg());
428     break;
429   }
430   case ISD::LOAD: {
431     const LoadSDNode *LD = cast<LoadSDNode>(N);
432     ID.AddInteger(LD->getMemoryVT().getRawBits());
433     ID.AddInteger(LD->getRawSubclassData());
434     break;
435   }
436   case ISD::STORE: {
437     const StoreSDNode *ST = cast<StoreSDNode>(N);
438     ID.AddInteger(ST->getMemoryVT().getRawBits());
439     ID.AddInteger(ST->getRawSubclassData());
440     break;
441   }
442   case ISD::ATOMIC_CMP_SWAP:
443   case ISD::ATOMIC_SWAP:
444   case ISD::ATOMIC_LOAD_ADD:
445   case ISD::ATOMIC_LOAD_SUB:
446   case ISD::ATOMIC_LOAD_AND:
447   case ISD::ATOMIC_LOAD_OR:
448   case ISD::ATOMIC_LOAD_XOR:
449   case ISD::ATOMIC_LOAD_NAND:
450   case ISD::ATOMIC_LOAD_MIN:
451   case ISD::ATOMIC_LOAD_MAX:
452   case ISD::ATOMIC_LOAD_UMIN:
453   case ISD::ATOMIC_LOAD_UMAX: {
454     const AtomicSDNode *AT = cast<AtomicSDNode>(N);
455     ID.AddInteger(AT->getMemoryVT().getRawBits());
456     ID.AddInteger(AT->getRawSubclassData());
457     break;
458   }
459   } // end switch (N->getOpcode())
460 }
461
462 /// AddNodeIDNode - Generic routine for adding a nodes info to the NodeID
463 /// data.
464 static void AddNodeIDNode(FoldingSetNodeID &ID, const SDNode *N) {
465   AddNodeIDOpcode(ID, N->getOpcode());
466   // Add the return value info.
467   AddNodeIDValueTypes(ID, N->getVTList());
468   // Add the operand info.
469   AddNodeIDOperands(ID, N->op_begin(), N->getNumOperands());
470
471   // Handle SDNode leafs with special info.
472   AddNodeIDCustom(ID, N);
473 }
474
475 /// encodeMemSDNodeFlags - Generic routine for computing a value for use in
476 /// the CSE map that carries alignment, volatility, indexing mode, and
477 /// extension/truncation information.
478 ///
479 static inline unsigned
480 encodeMemSDNodeFlags(int ConvType, ISD::MemIndexedMode AM,
481                      bool isVolatile, unsigned Alignment) {
482   assert((ConvType & 3) == ConvType &&
483          "ConvType may not require more than 2 bits!");
484   assert((AM & 7) == AM &&
485          "AM may not require more than 3 bits!");
486   return ConvType |
487          (AM << 2) |
488          (isVolatile << 5) |
489          ((Log2_32(Alignment) + 1) << 6);
490 }
491
492 //===----------------------------------------------------------------------===//
493 //                              SelectionDAG Class
494 //===----------------------------------------------------------------------===//
495
496 /// doNotCSE - Return true if CSE should not be performed for this node.
497 static bool doNotCSE(SDNode *N) {
498   if (N->getValueType(0) == MVT::Flag)
499     return true; // Never CSE anything that produces a flag.
500
501   switch (N->getOpcode()) {
502   default: break;
503   case ISD::HANDLENODE:
504   case ISD::DBG_LABEL:
505   case ISD::DBG_STOPPOINT:
506   case ISD::EH_LABEL:
507   case ISD::DECLARE:
508     return true;   // Never CSE these nodes.
509   }
510
511   // Check that remaining values produced are not flags.
512   for (unsigned i = 1, e = N->getNumValues(); i != e; ++i)
513     if (N->getValueType(i) == MVT::Flag)
514       return true; // Never CSE anything that produces a flag.
515
516   return false;
517 }
518
519 /// RemoveDeadNodes - This method deletes all unreachable nodes in the
520 /// SelectionDAG.
521 void SelectionDAG::RemoveDeadNodes() {
522   // Create a dummy node (which is not added to allnodes), that adds a reference
523   // to the root node, preventing it from being deleted.
524   HandleSDNode Dummy(getRoot());
525
526   SmallVector<SDNode*, 128> DeadNodes;
527   
528   // Add all obviously-dead nodes to the DeadNodes worklist.
529   for (allnodes_iterator I = allnodes_begin(), E = allnodes_end(); I != E; ++I)
530     if (I->use_empty())
531       DeadNodes.push_back(I);
532
533   RemoveDeadNodes(DeadNodes);
534   
535   // If the root changed (e.g. it was a dead load, update the root).
536   setRoot(Dummy.getValue());
537 }
538
539 /// RemoveDeadNodes - This method deletes the unreachable nodes in the
540 /// given list, and any nodes that become unreachable as a result.
541 void SelectionDAG::RemoveDeadNodes(SmallVectorImpl<SDNode *> &DeadNodes,
542                                    DAGUpdateListener *UpdateListener) {
543
544   // Process the worklist, deleting the nodes and adding their uses to the
545   // worklist.
546   while (!DeadNodes.empty()) {
547     SDNode *N = DeadNodes.pop_back_val();
548     
549     if (UpdateListener)
550       UpdateListener->NodeDeleted(N, 0);
551     
552     // Take the node out of the appropriate CSE map.
553     RemoveNodeFromCSEMaps(N);
554
555     // Next, brutally remove the operand list.  This is safe to do, as there are
556     // no cycles in the graph.
557     for (SDNode::op_iterator I = N->op_begin(), E = N->op_end(); I != E; ) {
558       SDUse &Use = *I++;
559       SDNode *Operand = Use.getNode();
560       Use.set(SDValue());
561
562       // Now that we removed this operand, see if there are no uses of it left.
563       if (Operand->use_empty())
564         DeadNodes.push_back(Operand);
565     }
566
567     DeallocateNode(N);
568   }
569 }
570
571 void SelectionDAG::RemoveDeadNode(SDNode *N, DAGUpdateListener *UpdateListener){
572   SmallVector<SDNode*, 16> DeadNodes(1, N);
573   RemoveDeadNodes(DeadNodes, UpdateListener);
574 }
575
576 void SelectionDAG::DeleteNode(SDNode *N) {
577   // First take this out of the appropriate CSE map.
578   RemoveNodeFromCSEMaps(N);
579
580   // Finally, remove uses due to operands of this node, remove from the 
581   // AllNodes list, and delete the node.
582   DeleteNodeNotInCSEMaps(N);
583 }
584
585 void SelectionDAG::DeleteNodeNotInCSEMaps(SDNode *N) {
586   assert(N != AllNodes.begin() && "Cannot delete the entry node!");
587   assert(N->use_empty() && "Cannot delete a node that is not dead!");
588
589   // Drop all of the operands and decrement used node's use counts.
590   N->DropOperands();
591
592   DeallocateNode(N);
593 }
594
595 void SelectionDAG::DeallocateNode(SDNode *N) {
596   if (N->OperandsNeedDelete)
597     delete[] N->OperandList;
598   
599   // Set the opcode to DELETED_NODE to help catch bugs when node
600   // memory is reallocated.
601   N->NodeType = ISD::DELETED_NODE;
602
603   NodeAllocator.Deallocate(AllNodes.remove(N));
604 }
605
606 /// RemoveNodeFromCSEMaps - Take the specified node out of the CSE map that
607 /// correspond to it.  This is useful when we're about to delete or repurpose
608 /// the node.  We don't want future request for structurally identical nodes
609 /// to return N anymore.
610 bool SelectionDAG::RemoveNodeFromCSEMaps(SDNode *N) {
611   bool Erased = false;
612   switch (N->getOpcode()) {
613   case ISD::EntryToken:
614     assert(0 && "EntryToken should not be in CSEMaps!");
615     return false;
616   case ISD::HANDLENODE: return false;  // noop.
617   case ISD::CONDCODE:
618     assert(CondCodeNodes[cast<CondCodeSDNode>(N)->get()] &&
619            "Cond code doesn't exist!");
620     Erased = CondCodeNodes[cast<CondCodeSDNode>(N)->get()] != 0;
621     CondCodeNodes[cast<CondCodeSDNode>(N)->get()] = 0;
622     break;
623   case ISD::ExternalSymbol:
624     Erased = ExternalSymbols.erase(cast<ExternalSymbolSDNode>(N)->getSymbol());
625     break;
626   case ISD::TargetExternalSymbol:
627     Erased =
628       TargetExternalSymbols.erase(cast<ExternalSymbolSDNode>(N)->getSymbol());
629     break;
630   case ISD::VALUETYPE: {
631     MVT VT = cast<VTSDNode>(N)->getVT();
632     if (VT.isExtended()) {
633       Erased = ExtendedValueTypeNodes.erase(VT);
634     } else {
635       Erased = ValueTypeNodes[VT.getSimpleVT()] != 0;
636       ValueTypeNodes[VT.getSimpleVT()] = 0;
637     }
638     break;
639   }
640   default:
641     // Remove it from the CSE Map.
642     Erased = CSEMap.RemoveNode(N);
643     break;
644   }
645 #ifndef NDEBUG
646   // Verify that the node was actually in one of the CSE maps, unless it has a 
647   // flag result (which cannot be CSE'd) or is one of the special cases that are
648   // not subject to CSE.
649   if (!Erased && N->getValueType(N->getNumValues()-1) != MVT::Flag &&
650       !N->isMachineOpcode() && !doNotCSE(N)) {
651     N->dump(this);
652     cerr << "\n";
653     assert(0 && "Node is not in map!");
654   }
655 #endif
656   return Erased;
657 }
658
659 /// AddModifiedNodeToCSEMaps - The specified node has been removed from the CSE
660 /// maps and modified in place. Add it back to the CSE maps, unless an identical
661 /// node already exists, in which case transfer all its users to the existing
662 /// node. This transfer can potentially trigger recursive merging.
663 ///
664 void
665 SelectionDAG::AddModifiedNodeToCSEMaps(SDNode *N,
666                                        DAGUpdateListener *UpdateListener) {
667   // For node types that aren't CSE'd, just act as if no identical node
668   // already exists.
669   if (!doNotCSE(N)) {
670     SDNode *Existing = CSEMap.GetOrInsertNode(N);
671     if (Existing != N) {
672       // If there was already an existing matching node, use ReplaceAllUsesWith
673       // to replace the dead one with the existing one.  This can cause
674       // recursive merging of other unrelated nodes down the line.
675       ReplaceAllUsesWith(N, Existing, UpdateListener);
676
677       // N is now dead.  Inform the listener if it exists and delete it.
678       if (UpdateListener) 
679         UpdateListener->NodeDeleted(N, Existing);
680       DeleteNodeNotInCSEMaps(N);
681       return;
682     }
683   }
684
685   // If the node doesn't already exist, we updated it.  Inform a listener if
686   // it exists.
687   if (UpdateListener) 
688     UpdateListener->NodeUpdated(N);
689 }
690
691 /// FindModifiedNodeSlot - Find a slot for the specified node if its operands
692 /// were replaced with those specified.  If this node is never memoized, 
693 /// return null, otherwise return a pointer to the slot it would take.  If a
694 /// node already exists with these operands, the slot will be non-null.
695 SDNode *SelectionDAG::FindModifiedNodeSlot(SDNode *N, SDValue Op,
696                                            void *&InsertPos) {
697   if (doNotCSE(N))
698     return 0;
699
700   SDValue Ops[] = { Op };
701   FoldingSetNodeID ID;
702   AddNodeIDNode(ID, N->getOpcode(), N->getVTList(), Ops, 1);
703   AddNodeIDCustom(ID, N);
704   return CSEMap.FindNodeOrInsertPos(ID, InsertPos);
705 }
706
707 /// FindModifiedNodeSlot - Find a slot for the specified node if its operands
708 /// were replaced with those specified.  If this node is never memoized, 
709 /// return null, otherwise return a pointer to the slot it would take.  If a
710 /// node already exists with these operands, the slot will be non-null.
711 SDNode *SelectionDAG::FindModifiedNodeSlot(SDNode *N, 
712                                            SDValue Op1, SDValue Op2,
713                                            void *&InsertPos) {
714   if (doNotCSE(N))
715     return 0;
716
717   SDValue Ops[] = { Op1, Op2 };
718   FoldingSetNodeID ID;
719   AddNodeIDNode(ID, N->getOpcode(), N->getVTList(), Ops, 2);
720   AddNodeIDCustom(ID, N);
721   return CSEMap.FindNodeOrInsertPos(ID, InsertPos);
722 }
723
724
725 /// FindModifiedNodeSlot - Find a slot for the specified node if its operands
726 /// were replaced with those specified.  If this node is never memoized, 
727 /// return null, otherwise return a pointer to the slot it would take.  If a
728 /// node already exists with these operands, the slot will be non-null.
729 SDNode *SelectionDAG::FindModifiedNodeSlot(SDNode *N, 
730                                            const SDValue *Ops,unsigned NumOps,
731                                            void *&InsertPos) {
732   if (doNotCSE(N))
733     return 0;
734
735   FoldingSetNodeID ID;
736   AddNodeIDNode(ID, N->getOpcode(), N->getVTList(), Ops, NumOps);
737   AddNodeIDCustom(ID, N);
738   return CSEMap.FindNodeOrInsertPos(ID, InsertPos);
739 }
740
741 /// VerifyNode - Sanity check the given node.  Aborts if it is invalid.
742 void SelectionDAG::VerifyNode(SDNode *N) {
743   switch (N->getOpcode()) {
744   default:
745     break;
746   case ISD::BUILD_PAIR: {
747     MVT VT = N->getValueType(0);
748     assert(N->getNumValues() == 1 && "Too many results!");
749     assert(!VT.isVector() && (VT.isInteger() || VT.isFloatingPoint()) &&
750            "Wrong return type!");
751     assert(N->getNumOperands() == 2 && "Wrong number of operands!");
752     assert(N->getOperand(0).getValueType() == N->getOperand(1).getValueType() &&
753            "Mismatched operand types!");
754     assert(N->getOperand(0).getValueType().isInteger() == VT.isInteger() &&
755            "Wrong operand type!");
756     assert(VT.getSizeInBits() == 2 * N->getOperand(0).getValueSizeInBits() &&
757            "Wrong return type size");
758     break;
759   }
760   case ISD::BUILD_VECTOR: {
761     assert(N->getNumValues() == 1 && "Too many results!");
762     assert(N->getValueType(0).isVector() && "Wrong return type!");
763     assert(N->getNumOperands() == N->getValueType(0).getVectorNumElements() &&
764            "Wrong number of operands!");
765     // FIXME: Change vector_shuffle to a variadic node with mask elements being
766     // operands of the node.  Currently the mask is a BUILD_VECTOR passed as an
767     // operand, and it is not always possible to legalize it.  Turning off the
768     // following checks at least makes it possible to legalize most of the time.
769 //    MVT EltVT = N->getValueType(0).getVectorElementType();
770 //    for (SDNode::op_iterator I = N->op_begin(), E = N->op_end(); I != E; ++I)
771 //      assert(I->getValueType() == EltVT &&
772 //             "Wrong operand type!");
773     break;
774   }
775   }
776 }
777
778 /// getMVTAlignment - Compute the default alignment value for the
779 /// given type.
780 ///
781 unsigned SelectionDAG::getMVTAlignment(MVT VT) const {
782   const Type *Ty = VT == MVT::iPTR ?
783                    PointerType::get(Type::Int8Ty, 0) :
784                    VT.getTypeForMVT();
785
786   return TLI.getTargetData()->getABITypeAlignment(Ty);
787 }
788
789 SelectionDAG::SelectionDAG(TargetLowering &tli, FunctionLoweringInfo &fli)
790   : TLI(tli), FLI(fli), DW(0),
791     EntryNode(ISD::EntryToken, getVTList(MVT::Other)),
792     Root(getEntryNode()) {
793   AllNodes.push_back(&EntryNode);
794 }
795
796 void SelectionDAG::init(MachineFunction &mf, MachineModuleInfo *mmi,
797                         DwarfWriter *dw) {
798   MF = &mf;
799   MMI = mmi;
800   DW = dw;
801 }
802
803 SelectionDAG::~SelectionDAG() {
804   allnodes_clear();
805 }
806
807 void SelectionDAG::allnodes_clear() {
808   assert(&*AllNodes.begin() == &EntryNode);
809   AllNodes.remove(AllNodes.begin());
810   while (!AllNodes.empty())
811     DeallocateNode(AllNodes.begin());
812 }
813
814 void SelectionDAG::clear() {
815   allnodes_clear();
816   OperandAllocator.Reset();
817   CSEMap.clear();
818
819   ExtendedValueTypeNodes.clear();
820   ExternalSymbols.clear();
821   TargetExternalSymbols.clear();
822   std::fill(CondCodeNodes.begin(), CondCodeNodes.end(),
823             static_cast<CondCodeSDNode*>(0));
824   std::fill(ValueTypeNodes.begin(), ValueTypeNodes.end(),
825             static_cast<SDNode*>(0));
826
827   EntryNode.UseList = 0;
828   AllNodes.push_back(&EntryNode);
829   Root = getEntryNode();
830 }
831
832 SDValue SelectionDAG::getZeroExtendInReg(SDValue Op, MVT VT) {
833   if (Op.getValueType() == VT) return Op;
834   APInt Imm = APInt::getLowBitsSet(Op.getValueSizeInBits(),
835                                    VT.getSizeInBits());
836   return getNode(ISD::AND, Op.getValueType(), Op,
837                  getConstant(Imm, Op.getValueType()));
838 }
839
840 SDValue SelectionDAG::getZeroExtendInReg(SDValue Op, DebugLoc DL, MVT VT) {
841   if (Op.getValueType() == VT) return Op;
842   APInt Imm = APInt::getLowBitsSet(Op.getValueSizeInBits(),
843                                    VT.getSizeInBits());
844   return getNode(ISD::AND, DL, Op.getValueType(), Op,
845                  getConstant(Imm, Op.getValueType()));
846 }
847
848 /// getNOT - Create a bitwise NOT operation as (XOR Val, -1).
849 ///
850 SDValue SelectionDAG::getNOT(DebugLoc DL, SDValue Val, MVT VT) {
851   SDValue NegOne;
852   if (VT.isVector()) {
853     MVT EltVT = VT.getVectorElementType();
854     SDValue NegOneElt =
855       getConstant(APInt::getAllOnesValue(EltVT.getSizeInBits()), EltVT);
856     std::vector<SDValue> NegOnes(VT.getVectorNumElements(), NegOneElt);
857     NegOne = getNode(ISD::BUILD_VECTOR, DL, VT, &NegOnes[0], NegOnes.size());
858   } else {
859     NegOne = getConstant(APInt::getAllOnesValue(VT.getSizeInBits()), VT);
860   }
861   return getNode(ISD::XOR, DL, VT, Val, NegOne);
862 }
863
864 SDValue SelectionDAG::getConstant(uint64_t Val, MVT VT, bool isT) {
865   MVT EltVT = VT.isVector() ? VT.getVectorElementType() : VT;
866   assert((EltVT.getSizeInBits() >= 64 ||
867          (uint64_t)((int64_t)Val >> EltVT.getSizeInBits()) + 1 < 2) &&
868          "getConstant with a uint64_t value that doesn't fit in the type!");
869   return getConstant(APInt(EltVT.getSizeInBits(), Val), VT, isT);
870 }
871
872 SDValue SelectionDAG::getConstant(const APInt &Val, MVT VT, bool isT) {
873   return getConstant(*ConstantInt::get(Val), VT, isT);
874 }
875
876 SDValue SelectionDAG::getConstant(const ConstantInt &Val, MVT VT, bool isT) {
877   assert(VT.isInteger() && "Cannot create FP integer constant!");
878
879   MVT EltVT = VT.isVector() ? VT.getVectorElementType() : VT;
880   assert(Val.getBitWidth() == EltVT.getSizeInBits() &&
881          "APInt size does not match type size!");
882
883   unsigned Opc = isT ? ISD::TargetConstant : ISD::Constant;
884   FoldingSetNodeID ID;
885   AddNodeIDNode(ID, Opc, getVTList(EltVT), 0, 0);
886   ID.AddPointer(&Val);
887   void *IP = 0;
888   SDNode *N = NULL;
889   if ((N = CSEMap.FindNodeOrInsertPos(ID, IP)))
890     if (!VT.isVector())
891       return SDValue(N, 0);
892   if (!N) {
893     N = NodeAllocator.Allocate<ConstantSDNode>();
894     new (N) ConstantSDNode(isT, &Val, EltVT);
895     CSEMap.InsertNode(N, IP);
896     AllNodes.push_back(N);
897   }
898
899   SDValue Result(N, 0);
900   if (VT.isVector()) {
901     SmallVector<SDValue, 8> Ops;
902     Ops.assign(VT.getVectorNumElements(), Result);
903     Result = getNode(ISD::BUILD_VECTOR, VT, &Ops[0], Ops.size());
904   }
905   return Result;
906 }
907
908 SDValue SelectionDAG::getIntPtrConstant(uint64_t Val, bool isTarget) {
909   return getConstant(Val, TLI.getPointerTy(), isTarget);
910 }
911
912
913 SDValue SelectionDAG::getConstantFP(const APFloat& V, MVT VT, bool isTarget) {
914   return getConstantFP(*ConstantFP::get(V), VT, isTarget);
915 }
916
917 SDValue SelectionDAG::getConstantFP(const ConstantFP& V, MVT VT, bool isTarget){
918   assert(VT.isFloatingPoint() && "Cannot create integer FP constant!");
919                                 
920   MVT EltVT =
921     VT.isVector() ? VT.getVectorElementType() : VT;
922
923   // Do the map lookup using the actual bit pattern for the floating point
924   // value, so that we don't have problems with 0.0 comparing equal to -0.0, and
925   // we don't have issues with SNANs.
926   unsigned Opc = isTarget ? ISD::TargetConstantFP : ISD::ConstantFP;
927   FoldingSetNodeID ID;
928   AddNodeIDNode(ID, Opc, getVTList(EltVT), 0, 0);
929   ID.AddPointer(&V);
930   void *IP = 0;
931   SDNode *N = NULL;
932   if ((N = CSEMap.FindNodeOrInsertPos(ID, IP)))
933     if (!VT.isVector())
934       return SDValue(N, 0);
935   if (!N) {
936     N = NodeAllocator.Allocate<ConstantFPSDNode>();
937     new (N) ConstantFPSDNode(isTarget, &V, EltVT);
938     CSEMap.InsertNode(N, IP);
939     AllNodes.push_back(N);
940   }
941
942   SDValue Result(N, 0);
943   if (VT.isVector()) {
944     SmallVector<SDValue, 8> Ops;
945     Ops.assign(VT.getVectorNumElements(), Result);
946     Result = getNode(ISD::BUILD_VECTOR, VT, &Ops[0], Ops.size());
947   }
948   return Result;
949 }
950
951 SDValue SelectionDAG::getConstantFP(double Val, MVT VT, bool isTarget) {
952   MVT EltVT =
953     VT.isVector() ? VT.getVectorElementType() : VT;
954   if (EltVT==MVT::f32)
955     return getConstantFP(APFloat((float)Val), VT, isTarget);
956   else
957     return getConstantFP(APFloat(Val), VT, isTarget);
958 }
959
960 SDValue SelectionDAG::getGlobalAddress(const GlobalValue *GV,
961                                        MVT VT, int64_t Offset,
962                                        bool isTargetGA) {
963   unsigned Opc;
964
965   // Truncate (with sign-extension) the offset value to the pointer size.
966   unsigned BitWidth = TLI.getPointerTy().getSizeInBits();
967   if (BitWidth < 64)
968     Offset = (Offset << (64 - BitWidth) >> (64 - BitWidth));
969
970   const GlobalVariable *GVar = dyn_cast<GlobalVariable>(GV);
971   if (!GVar) {
972     // If GV is an alias then use the aliasee for determining thread-localness.
973     if (const GlobalAlias *GA = dyn_cast<GlobalAlias>(GV))
974       GVar = dyn_cast_or_null<GlobalVariable>(GA->resolveAliasedGlobal(false));
975   }
976
977   if (GVar && GVar->isThreadLocal())
978     Opc = isTargetGA ? ISD::TargetGlobalTLSAddress : ISD::GlobalTLSAddress;
979   else
980     Opc = isTargetGA ? ISD::TargetGlobalAddress : ISD::GlobalAddress;
981
982   FoldingSetNodeID ID;
983   AddNodeIDNode(ID, Opc, getVTList(VT), 0, 0);
984   ID.AddPointer(GV);
985   ID.AddInteger(Offset);
986   void *IP = 0;
987   if (SDNode *E = CSEMap.FindNodeOrInsertPos(ID, IP))
988     return SDValue(E, 0);
989   SDNode *N = NodeAllocator.Allocate<GlobalAddressSDNode>();
990   new (N) GlobalAddressSDNode(isTargetGA, GV, VT, Offset);
991   CSEMap.InsertNode(N, IP);
992   AllNodes.push_back(N);
993   return SDValue(N, 0);
994 }
995
996 SDValue SelectionDAG::getFrameIndex(int FI, MVT VT, bool isTarget) {
997   unsigned Opc = isTarget ? ISD::TargetFrameIndex : ISD::FrameIndex;
998   FoldingSetNodeID ID;
999   AddNodeIDNode(ID, Opc, getVTList(VT), 0, 0);
1000   ID.AddInteger(FI);
1001   void *IP = 0;
1002   if (SDNode *E = CSEMap.FindNodeOrInsertPos(ID, IP))
1003     return SDValue(E, 0);
1004   SDNode *N = NodeAllocator.Allocate<FrameIndexSDNode>();
1005   new (N) FrameIndexSDNode(FI, VT, isTarget);
1006   CSEMap.InsertNode(N, IP);
1007   AllNodes.push_back(N);
1008   return SDValue(N, 0);
1009 }
1010
1011 SDValue SelectionDAG::getJumpTable(int JTI, MVT VT, bool isTarget){
1012   unsigned Opc = isTarget ? ISD::TargetJumpTable : ISD::JumpTable;
1013   FoldingSetNodeID ID;
1014   AddNodeIDNode(ID, Opc, getVTList(VT), 0, 0);
1015   ID.AddInteger(JTI);
1016   void *IP = 0;
1017   if (SDNode *E = CSEMap.FindNodeOrInsertPos(ID, IP))
1018     return SDValue(E, 0);
1019   SDNode *N = NodeAllocator.Allocate<JumpTableSDNode>();
1020   new (N) JumpTableSDNode(JTI, VT, isTarget);
1021   CSEMap.InsertNode(N, IP);
1022   AllNodes.push_back(N);
1023   return SDValue(N, 0);
1024 }
1025
1026 SDValue SelectionDAG::getConstantPool(Constant *C, MVT VT,
1027                                       unsigned Alignment, int Offset,
1028                                       bool isTarget) {
1029   if (Alignment == 0)
1030     Alignment =
1031       TLI.getTargetData()->getPreferredTypeAlignmentShift(C->getType());
1032   unsigned Opc = isTarget ? ISD::TargetConstantPool : ISD::ConstantPool;
1033   FoldingSetNodeID ID;
1034   AddNodeIDNode(ID, Opc, getVTList(VT), 0, 0);
1035   ID.AddInteger(Alignment);
1036   ID.AddInteger(Offset);
1037   ID.AddPointer(C);
1038   void *IP = 0;
1039   if (SDNode *E = CSEMap.FindNodeOrInsertPos(ID, IP))
1040     return SDValue(E, 0);
1041   SDNode *N = NodeAllocator.Allocate<ConstantPoolSDNode>();
1042   new (N) ConstantPoolSDNode(isTarget, C, VT, Offset, Alignment);
1043   CSEMap.InsertNode(N, IP);
1044   AllNodes.push_back(N);
1045   return SDValue(N, 0);
1046 }
1047
1048
1049 SDValue SelectionDAG::getConstantPool(MachineConstantPoolValue *C, MVT VT,
1050                                       unsigned Alignment, int Offset,
1051                                       bool isTarget) {
1052   if (Alignment == 0)
1053     Alignment =
1054       TLI.getTargetData()->getPreferredTypeAlignmentShift(C->getType());
1055   unsigned Opc = isTarget ? ISD::TargetConstantPool : ISD::ConstantPool;
1056   FoldingSetNodeID ID;
1057   AddNodeIDNode(ID, Opc, getVTList(VT), 0, 0);
1058   ID.AddInteger(Alignment);
1059   ID.AddInteger(Offset);
1060   C->AddSelectionDAGCSEId(ID);
1061   void *IP = 0;
1062   if (SDNode *E = CSEMap.FindNodeOrInsertPos(ID, IP))
1063     return SDValue(E, 0);
1064   SDNode *N = NodeAllocator.Allocate<ConstantPoolSDNode>();
1065   new (N) ConstantPoolSDNode(isTarget, C, VT, Offset, Alignment);
1066   CSEMap.InsertNode(N, IP);
1067   AllNodes.push_back(N);
1068   return SDValue(N, 0);
1069 }
1070
1071 SDValue SelectionDAG::getBasicBlock(MachineBasicBlock *MBB) {
1072   FoldingSetNodeID ID;
1073   AddNodeIDNode(ID, ISD::BasicBlock, getVTList(MVT::Other), 0, 0);
1074   ID.AddPointer(MBB);
1075   void *IP = 0;
1076   if (SDNode *E = CSEMap.FindNodeOrInsertPos(ID, IP))
1077     return SDValue(E, 0);
1078   SDNode *N = NodeAllocator.Allocate<BasicBlockSDNode>();
1079   new (N) BasicBlockSDNode(MBB);
1080   CSEMap.InsertNode(N, IP);
1081   AllNodes.push_back(N);
1082   return SDValue(N, 0);
1083 }
1084
1085 SDValue SelectionDAG::getBasicBlock(MachineBasicBlock *MBB, DebugLoc dl) {
1086   FoldingSetNodeID ID;
1087   AddNodeIDNode(ID, ISD::BasicBlock, getVTList(MVT::Other), 0, 0);
1088   ID.AddPointer(MBB);
1089   void *IP = 0;
1090   if (SDNode *E = CSEMap.FindNodeOrInsertPos(ID, IP))
1091     return SDValue(E, 0);
1092   SDNode *N = NodeAllocator.Allocate<BasicBlockSDNode>();
1093   new (N) BasicBlockSDNode(MBB, dl);
1094   CSEMap.InsertNode(N, IP);
1095   AllNodes.push_back(N);
1096   return SDValue(N, 0);
1097 }
1098
1099 SDValue SelectionDAG::getArgFlags(ISD::ArgFlagsTy Flags) {
1100   FoldingSetNodeID ID;
1101   AddNodeIDNode(ID, ISD::ARG_FLAGS, getVTList(MVT::Other), 0, 0);
1102   ID.AddInteger(Flags.getRawBits());
1103   void *IP = 0;
1104   if (SDNode *E = CSEMap.FindNodeOrInsertPos(ID, IP))
1105     return SDValue(E, 0);
1106   SDNode *N = NodeAllocator.Allocate<ARG_FLAGSSDNode>();
1107   new (N) ARG_FLAGSSDNode(Flags);
1108   CSEMap.InsertNode(N, IP);
1109   AllNodes.push_back(N);
1110   return SDValue(N, 0);
1111 }
1112
1113 SDValue SelectionDAG::getValueType(MVT VT) {
1114   if (VT.isSimple() && (unsigned)VT.getSimpleVT() >= ValueTypeNodes.size())
1115     ValueTypeNodes.resize(VT.getSimpleVT()+1);
1116
1117   SDNode *&N = VT.isExtended() ?
1118     ExtendedValueTypeNodes[VT] : ValueTypeNodes[VT.getSimpleVT()];
1119
1120   if (N) return SDValue(N, 0);
1121   N = NodeAllocator.Allocate<VTSDNode>();
1122   new (N) VTSDNode(VT);
1123   AllNodes.push_back(N);
1124   return SDValue(N, 0);
1125 }
1126
1127 SDValue SelectionDAG::getExternalSymbol(const char *Sym, MVT VT) {
1128   SDNode *&N = ExternalSymbols[Sym];
1129   if (N) return SDValue(N, 0);
1130   N = NodeAllocator.Allocate<ExternalSymbolSDNode>();
1131   new (N) ExternalSymbolSDNode(false, Sym, VT);
1132   AllNodes.push_back(N);
1133   return SDValue(N, 0);
1134 }
1135
1136 SDValue SelectionDAG::getExternalSymbol(const char *Sym, DebugLoc dl, MVT VT) {
1137   SDNode *&N = ExternalSymbols[Sym];
1138   if (N) return SDValue(N, 0);
1139   N = NodeAllocator.Allocate<ExternalSymbolSDNode>();
1140   new (N) ExternalSymbolSDNode(false, dl, Sym, VT);
1141   AllNodes.push_back(N);
1142   return SDValue(N, 0);
1143 }
1144
1145 SDValue SelectionDAG::getTargetExternalSymbol(const char *Sym, MVT VT) {
1146   SDNode *&N = TargetExternalSymbols[Sym];
1147   if (N) return SDValue(N, 0);
1148   N = NodeAllocator.Allocate<ExternalSymbolSDNode>();
1149   new (N) ExternalSymbolSDNode(true, Sym, VT);
1150   AllNodes.push_back(N);
1151   return SDValue(N, 0);
1152 }
1153
1154 SDValue SelectionDAG::getTargetExternalSymbol(const char *Sym, DebugLoc dl, 
1155                                               MVT VT) {
1156   SDNode *&N = TargetExternalSymbols[Sym];
1157   if (N) return SDValue(N, 0);
1158   N = NodeAllocator.Allocate<ExternalSymbolSDNode>();
1159   new (N) ExternalSymbolSDNode(true, dl, Sym, VT);
1160   AllNodes.push_back(N);
1161   return SDValue(N, 0);
1162 }
1163
1164 SDValue SelectionDAG::getCondCode(ISD::CondCode Cond) {
1165   if ((unsigned)Cond >= CondCodeNodes.size())
1166     CondCodeNodes.resize(Cond+1);
1167
1168   if (CondCodeNodes[Cond] == 0) {
1169     CondCodeSDNode *N = NodeAllocator.Allocate<CondCodeSDNode>();
1170     new (N) CondCodeSDNode(Cond);
1171     CondCodeNodes[Cond] = N;
1172     AllNodes.push_back(N);
1173   }
1174   return SDValue(CondCodeNodes[Cond], 0);
1175 }
1176
1177 SDValue SelectionDAG::getConvertRndSat(MVT VT, DebugLoc dl,
1178                                        SDValue Val, SDValue DTy,
1179                                        SDValue STy, SDValue Rnd, SDValue Sat,
1180                                        ISD::CvtCode Code) {
1181   // If the src and dest types are the same, no conversion is necessary.
1182   if (DTy == STy)
1183     return Val;
1184
1185   FoldingSetNodeID ID;
1186   void* IP = 0;
1187   if (SDNode *E = CSEMap.FindNodeOrInsertPos(ID, IP))
1188     return SDValue(E, 0);
1189   CvtRndSatSDNode *N = NodeAllocator.Allocate<CvtRndSatSDNode>();
1190   SDValue Ops[] = { Val, DTy, STy, Rnd, Sat };
1191   new (N) CvtRndSatSDNode(VT, dl, Ops, 5, Code);
1192   CSEMap.InsertNode(N, IP);
1193   AllNodes.push_back(N);
1194   return SDValue(N, 0);
1195 }
1196
1197 SDValue SelectionDAG::getRegister(unsigned RegNo, MVT VT) {
1198   FoldingSetNodeID ID;
1199   AddNodeIDNode(ID, ISD::Register, getVTList(VT), 0, 0);
1200   ID.AddInteger(RegNo);
1201   void *IP = 0;
1202   if (SDNode *E = CSEMap.FindNodeOrInsertPos(ID, IP))
1203     return SDValue(E, 0);
1204   SDNode *N = NodeAllocator.Allocate<RegisterSDNode>();
1205   new (N) RegisterSDNode(RegNo, VT);
1206   CSEMap.InsertNode(N, IP);
1207   AllNodes.push_back(N);
1208   return SDValue(N, 0);
1209 }
1210
1211 SDValue SelectionDAG::getDbgStopPoint(SDValue Root,
1212                                       unsigned Line, unsigned Col,
1213                                       Value *CU) {
1214   SDNode *N = NodeAllocator.Allocate<DbgStopPointSDNode>();
1215   new (N) DbgStopPointSDNode(Root, Line, Col, CU);
1216   AllNodes.push_back(N);
1217   return SDValue(N, 0);
1218 }
1219
1220 SDValue SelectionDAG::getLabel(unsigned Opcode, DebugLoc dl,
1221                                SDValue Root,
1222                                unsigned LabelID) {
1223   FoldingSetNodeID ID;
1224   SDValue Ops[] = { Root };
1225   AddNodeIDNode(ID, Opcode, getVTList(MVT::Other), &Ops[0], 1);
1226   ID.AddInteger(LabelID);
1227   void *IP = 0;
1228   if (SDNode *E = CSEMap.FindNodeOrInsertPos(ID, IP))
1229     return SDValue(E, 0);
1230   SDNode *N = NodeAllocator.Allocate<LabelSDNode>();
1231   new (N) LabelSDNode(Opcode, dl, Root, LabelID);
1232   CSEMap.InsertNode(N, IP);
1233   AllNodes.push_back(N);
1234   return SDValue(N, 0);
1235 }
1236
1237 SDValue SelectionDAG::getSrcValue(const Value *V) {
1238   assert((!V || isa<PointerType>(V->getType())) &&
1239          "SrcValue is not a pointer?");
1240
1241   FoldingSetNodeID ID;
1242   AddNodeIDNode(ID, ISD::SRCVALUE, getVTList(MVT::Other), 0, 0);
1243   ID.AddPointer(V);
1244
1245   void *IP = 0;
1246   if (SDNode *E = CSEMap.FindNodeOrInsertPos(ID, IP))
1247     return SDValue(E, 0);
1248
1249   SDNode *N = NodeAllocator.Allocate<SrcValueSDNode>();
1250   new (N) SrcValueSDNode(V);
1251   CSEMap.InsertNode(N, IP);
1252   AllNodes.push_back(N);
1253   return SDValue(N, 0);
1254 }
1255
1256 SDValue SelectionDAG::getMemOperand(const MachineMemOperand &MO) {
1257 #ifndef NDEBUG
1258   const Value *v = MO.getValue();
1259   assert((!v || isa<PointerType>(v->getType())) &&
1260          "SrcValue is not a pointer?");
1261 #endif
1262
1263   FoldingSetNodeID ID;
1264   AddNodeIDNode(ID, ISD::MEMOPERAND, getVTList(MVT::Other), 0, 0);
1265   MO.Profile(ID);
1266
1267   void *IP = 0;
1268   if (SDNode *E = CSEMap.FindNodeOrInsertPos(ID, IP))
1269     return SDValue(E, 0);
1270
1271   SDNode *N = NodeAllocator.Allocate<MemOperandSDNode>();
1272   new (N) MemOperandSDNode(MO);
1273   CSEMap.InsertNode(N, IP);
1274   AllNodes.push_back(N);
1275   return SDValue(N, 0);
1276 }
1277
1278 /// getShiftAmountOperand - Return the specified value casted to
1279 /// the target's desired shift amount type.
1280 SDValue SelectionDAG::getShiftAmountOperand(SDValue Op) {
1281   MVT OpTy = Op.getValueType();
1282   MVT ShTy = TLI.getShiftAmountTy();
1283   if (OpTy == ShTy || OpTy.isVector()) return Op;
1284
1285   ISD::NodeType Opcode = OpTy.bitsGT(ShTy) ?  ISD::TRUNCATE : ISD::ZERO_EXTEND;
1286   return getNode(Opcode, ShTy, Op);
1287 }
1288
1289 /// CreateStackTemporary - Create a stack temporary, suitable for holding the
1290 /// specified value type.
1291 SDValue SelectionDAG::CreateStackTemporary(MVT VT, unsigned minAlign) {
1292   MachineFrameInfo *FrameInfo = getMachineFunction().getFrameInfo();
1293   unsigned ByteSize = VT.getStoreSizeInBits()/8;
1294   const Type *Ty = VT.getTypeForMVT();
1295   unsigned StackAlign =
1296   std::max((unsigned)TLI.getTargetData()->getPrefTypeAlignment(Ty), minAlign);
1297   
1298   int FrameIdx = FrameInfo->CreateStackObject(ByteSize, StackAlign);
1299   return getFrameIndex(FrameIdx, TLI.getPointerTy());
1300 }
1301
1302 /// CreateStackTemporary - Create a stack temporary suitable for holding
1303 /// either of the specified value types.
1304 SDValue SelectionDAG::CreateStackTemporary(MVT VT1, MVT VT2) {
1305   unsigned Bytes = std::max(VT1.getStoreSizeInBits(),
1306                             VT2.getStoreSizeInBits())/8;
1307   const Type *Ty1 = VT1.getTypeForMVT();
1308   const Type *Ty2 = VT2.getTypeForMVT();
1309   const TargetData *TD = TLI.getTargetData();
1310   unsigned Align = std::max(TD->getPrefTypeAlignment(Ty1),
1311                             TD->getPrefTypeAlignment(Ty2));
1312
1313   MachineFrameInfo *FrameInfo = getMachineFunction().getFrameInfo();
1314   int FrameIdx = FrameInfo->CreateStackObject(Bytes, Align);
1315   return getFrameIndex(FrameIdx, TLI.getPointerTy());
1316 }
1317
1318 SDValue SelectionDAG::FoldSetCC(MVT VT, SDValue N1,
1319                                 SDValue N2, ISD::CondCode Cond, DebugLoc dl) {
1320   // These setcc operations always fold.
1321   switch (Cond) {
1322   default: break;
1323   case ISD::SETFALSE:
1324   case ISD::SETFALSE2: return getConstant(0, VT);
1325   case ISD::SETTRUE:
1326   case ISD::SETTRUE2:  return getConstant(1, VT);
1327     
1328   case ISD::SETOEQ:
1329   case ISD::SETOGT:
1330   case ISD::SETOGE:
1331   case ISD::SETOLT:
1332   case ISD::SETOLE:
1333   case ISD::SETONE:
1334   case ISD::SETO:
1335   case ISD::SETUO:
1336   case ISD::SETUEQ:
1337   case ISD::SETUNE:
1338     assert(!N1.getValueType().isInteger() && "Illegal setcc for integer!");
1339     break;
1340   }
1341   
1342   if (ConstantSDNode *N2C = dyn_cast<ConstantSDNode>(N2.getNode())) {
1343     const APInt &C2 = N2C->getAPIntValue();
1344     if (ConstantSDNode *N1C = dyn_cast<ConstantSDNode>(N1.getNode())) {
1345       const APInt &C1 = N1C->getAPIntValue();
1346       
1347       switch (Cond) {
1348       default: assert(0 && "Unknown integer setcc!");
1349       case ISD::SETEQ:  return getConstant(C1 == C2, VT);
1350       case ISD::SETNE:  return getConstant(C1 != C2, VT);
1351       case ISD::SETULT: return getConstant(C1.ult(C2), VT);
1352       case ISD::SETUGT: return getConstant(C1.ugt(C2), VT);
1353       case ISD::SETULE: return getConstant(C1.ule(C2), VT);
1354       case ISD::SETUGE: return getConstant(C1.uge(C2), VT);
1355       case ISD::SETLT:  return getConstant(C1.slt(C2), VT);
1356       case ISD::SETGT:  return getConstant(C1.sgt(C2), VT);
1357       case ISD::SETLE:  return getConstant(C1.sle(C2), VT);
1358       case ISD::SETGE:  return getConstant(C1.sge(C2), VT);
1359       }
1360     }
1361   }
1362   if (ConstantFPSDNode *N1C = dyn_cast<ConstantFPSDNode>(N1.getNode())) {
1363     if (ConstantFPSDNode *N2C = dyn_cast<ConstantFPSDNode>(N2.getNode())) {
1364       // No compile time operations on this type yet.
1365       if (N1C->getValueType(0) == MVT::ppcf128)
1366         return SDValue();
1367
1368       APFloat::cmpResult R = N1C->getValueAPF().compare(N2C->getValueAPF());
1369       switch (Cond) {
1370       default: break;
1371       case ISD::SETEQ:  if (R==APFloat::cmpUnordered) 
1372                           return getNode(ISD::UNDEF, dl, VT);
1373                         // fall through
1374       case ISD::SETOEQ: return getConstant(R==APFloat::cmpEqual, VT);
1375       case ISD::SETNE:  if (R==APFloat::cmpUnordered) 
1376                           return getNode(ISD::UNDEF, dl, VT);
1377                         // fall through
1378       case ISD::SETONE: return getConstant(R==APFloat::cmpGreaterThan ||
1379                                            R==APFloat::cmpLessThan, VT);
1380       case ISD::SETLT:  if (R==APFloat::cmpUnordered) 
1381                           return getNode(ISD::UNDEF, dl, VT);
1382                         // fall through
1383       case ISD::SETOLT: return getConstant(R==APFloat::cmpLessThan, VT);
1384       case ISD::SETGT:  if (R==APFloat::cmpUnordered) 
1385                           return getNode(ISD::UNDEF, dl, VT);
1386                         // fall through
1387       case ISD::SETOGT: return getConstant(R==APFloat::cmpGreaterThan, VT);
1388       case ISD::SETLE:  if (R==APFloat::cmpUnordered) 
1389                           return getNode(ISD::UNDEF, dl, VT);
1390                         // fall through
1391       case ISD::SETOLE: return getConstant(R==APFloat::cmpLessThan ||
1392                                            R==APFloat::cmpEqual, VT);
1393       case ISD::SETGE:  if (R==APFloat::cmpUnordered) 
1394                           return getNode(ISD::UNDEF, dl, VT);
1395                         // fall through
1396       case ISD::SETOGE: return getConstant(R==APFloat::cmpGreaterThan ||
1397                                            R==APFloat::cmpEqual, VT);
1398       case ISD::SETO:   return getConstant(R!=APFloat::cmpUnordered, VT);
1399       case ISD::SETUO:  return getConstant(R==APFloat::cmpUnordered, VT);
1400       case ISD::SETUEQ: return getConstant(R==APFloat::cmpUnordered ||
1401                                            R==APFloat::cmpEqual, VT);
1402       case ISD::SETUNE: return getConstant(R!=APFloat::cmpEqual, VT);
1403       case ISD::SETULT: return getConstant(R==APFloat::cmpUnordered ||
1404                                            R==APFloat::cmpLessThan, VT);
1405       case ISD::SETUGT: return getConstant(R==APFloat::cmpGreaterThan ||
1406                                            R==APFloat::cmpUnordered, VT);
1407       case ISD::SETULE: return getConstant(R!=APFloat::cmpGreaterThan, VT);
1408       case ISD::SETUGE: return getConstant(R!=APFloat::cmpLessThan, VT);
1409       }
1410     } else {
1411       // Ensure that the constant occurs on the RHS.
1412       return getSetCC(dl, VT, N2, N1, ISD::getSetCCSwappedOperands(Cond));
1413     }
1414   }
1415
1416   // Could not fold it.
1417   return SDValue();
1418 }
1419
1420 /// SignBitIsZero - Return true if the sign bit of Op is known to be zero.  We
1421 /// use this predicate to simplify operations downstream.
1422 bool SelectionDAG::SignBitIsZero(SDValue Op, unsigned Depth) const {
1423   unsigned BitWidth = Op.getValueSizeInBits();
1424   return MaskedValueIsZero(Op, APInt::getSignBit(BitWidth), Depth);
1425 }
1426
1427 /// MaskedValueIsZero - Return true if 'V & Mask' is known to be zero.  We use
1428 /// this predicate to simplify operations downstream.  Mask is known to be zero
1429 /// for bits that V cannot have.
1430 bool SelectionDAG::MaskedValueIsZero(SDValue Op, const APInt &Mask, 
1431                                      unsigned Depth) const {
1432   APInt KnownZero, KnownOne;
1433   ComputeMaskedBits(Op, Mask, KnownZero, KnownOne, Depth);
1434   assert((KnownZero & KnownOne) == 0 && "Bits known to be one AND zero?"); 
1435   return (KnownZero & Mask) == Mask;
1436 }
1437
1438 /// ComputeMaskedBits - Determine which of the bits specified in Mask are
1439 /// known to be either zero or one and return them in the KnownZero/KnownOne
1440 /// bitsets.  This code only analyzes bits in Mask, in order to short-circuit
1441 /// processing.
1442 void SelectionDAG::ComputeMaskedBits(SDValue Op, const APInt &Mask, 
1443                                      APInt &KnownZero, APInt &KnownOne,
1444                                      unsigned Depth) const {
1445   unsigned BitWidth = Mask.getBitWidth();
1446   assert(BitWidth == Op.getValueType().getSizeInBits() &&
1447          "Mask size mismatches value type size!");
1448
1449   KnownZero = KnownOne = APInt(BitWidth, 0);   // Don't know anything.
1450   if (Depth == 6 || Mask == 0)
1451     return;  // Limit search depth.
1452   
1453   APInt KnownZero2, KnownOne2;
1454
1455   switch (Op.getOpcode()) {
1456   case ISD::Constant:
1457     // We know all of the bits for a constant!
1458     KnownOne = cast<ConstantSDNode>(Op)->getAPIntValue() & Mask;
1459     KnownZero = ~KnownOne & Mask;
1460     return;
1461   case ISD::AND:
1462     // If either the LHS or the RHS are Zero, the result is zero.
1463     ComputeMaskedBits(Op.getOperand(1), Mask, KnownZero, KnownOne, Depth+1);
1464     ComputeMaskedBits(Op.getOperand(0), Mask & ~KnownZero,
1465                       KnownZero2, KnownOne2, Depth+1);
1466     assert((KnownZero & KnownOne) == 0 && "Bits known to be one AND zero?"); 
1467     assert((KnownZero2 & KnownOne2) == 0 && "Bits known to be one AND zero?"); 
1468
1469     // Output known-1 bits are only known if set in both the LHS & RHS.
1470     KnownOne &= KnownOne2;
1471     // Output known-0 are known to be clear if zero in either the LHS | RHS.
1472     KnownZero |= KnownZero2;
1473     return;
1474   case ISD::OR:
1475     ComputeMaskedBits(Op.getOperand(1), Mask, KnownZero, KnownOne, Depth+1);
1476     ComputeMaskedBits(Op.getOperand(0), Mask & ~KnownOne,
1477                       KnownZero2, KnownOne2, Depth+1);
1478     assert((KnownZero & KnownOne) == 0 && "Bits known to be one AND zero?"); 
1479     assert((KnownZero2 & KnownOne2) == 0 && "Bits known to be one AND zero?"); 
1480     
1481     // Output known-0 bits are only known if clear in both the LHS & RHS.
1482     KnownZero &= KnownZero2;
1483     // Output known-1 are known to be set if set in either the LHS | RHS.
1484     KnownOne |= KnownOne2;
1485     return;
1486   case ISD::XOR: {
1487     ComputeMaskedBits(Op.getOperand(1), Mask, KnownZero, KnownOne, Depth+1);
1488     ComputeMaskedBits(Op.getOperand(0), Mask, KnownZero2, KnownOne2, Depth+1);
1489     assert((KnownZero & KnownOne) == 0 && "Bits known to be one AND zero?"); 
1490     assert((KnownZero2 & KnownOne2) == 0 && "Bits known to be one AND zero?"); 
1491     
1492     // Output known-0 bits are known if clear or set in both the LHS & RHS.
1493     APInt KnownZeroOut = (KnownZero & KnownZero2) | (KnownOne & KnownOne2);
1494     // Output known-1 are known to be set if set in only one of the LHS, RHS.
1495     KnownOne = (KnownZero & KnownOne2) | (KnownOne & KnownZero2);
1496     KnownZero = KnownZeroOut;
1497     return;
1498   }
1499   case ISD::MUL: {
1500     APInt Mask2 = APInt::getAllOnesValue(BitWidth);
1501     ComputeMaskedBits(Op.getOperand(1), Mask2, KnownZero, KnownOne, Depth+1);
1502     ComputeMaskedBits(Op.getOperand(0), Mask2, KnownZero2, KnownOne2, Depth+1);
1503     assert((KnownZero & KnownOne) == 0 && "Bits known to be one AND zero?");
1504     assert((KnownZero2 & KnownOne2) == 0 && "Bits known to be one AND zero?");
1505
1506     // If low bits are zero in either operand, output low known-0 bits.
1507     // Also compute a conserative estimate for high known-0 bits.
1508     // More trickiness is possible, but this is sufficient for the
1509     // interesting case of alignment computation.
1510     KnownOne.clear();
1511     unsigned TrailZ = KnownZero.countTrailingOnes() +
1512                       KnownZero2.countTrailingOnes();
1513     unsigned LeadZ =  std::max(KnownZero.countLeadingOnes() +
1514                                KnownZero2.countLeadingOnes(),
1515                                BitWidth) - BitWidth;
1516
1517     TrailZ = std::min(TrailZ, BitWidth);
1518     LeadZ = std::min(LeadZ, BitWidth);
1519     KnownZero = APInt::getLowBitsSet(BitWidth, TrailZ) |
1520                 APInt::getHighBitsSet(BitWidth, LeadZ);
1521     KnownZero &= Mask;
1522     return;
1523   }
1524   case ISD::UDIV: {
1525     // For the purposes of computing leading zeros we can conservatively
1526     // treat a udiv as a logical right shift by the power of 2 known to
1527     // be less than the denominator.
1528     APInt AllOnes = APInt::getAllOnesValue(BitWidth);
1529     ComputeMaskedBits(Op.getOperand(0),
1530                       AllOnes, KnownZero2, KnownOne2, Depth+1);
1531     unsigned LeadZ = KnownZero2.countLeadingOnes();
1532
1533     KnownOne2.clear();
1534     KnownZero2.clear();
1535     ComputeMaskedBits(Op.getOperand(1),
1536                       AllOnes, KnownZero2, KnownOne2, Depth+1);
1537     unsigned RHSUnknownLeadingOnes = KnownOne2.countLeadingZeros();
1538     if (RHSUnknownLeadingOnes != BitWidth)
1539       LeadZ = std::min(BitWidth,
1540                        LeadZ + BitWidth - RHSUnknownLeadingOnes - 1);
1541
1542     KnownZero = APInt::getHighBitsSet(BitWidth, LeadZ) & Mask;
1543     return;
1544   }
1545   case ISD::SELECT:
1546     ComputeMaskedBits(Op.getOperand(2), Mask, KnownZero, KnownOne, Depth+1);
1547     ComputeMaskedBits(Op.getOperand(1), Mask, KnownZero2, KnownOne2, Depth+1);
1548     assert((KnownZero & KnownOne) == 0 && "Bits known to be one AND zero?"); 
1549     assert((KnownZero2 & KnownOne2) == 0 && "Bits known to be one AND zero?"); 
1550     
1551     // Only known if known in both the LHS and RHS.
1552     KnownOne &= KnownOne2;
1553     KnownZero &= KnownZero2;
1554     return;
1555   case ISD::SELECT_CC:
1556     ComputeMaskedBits(Op.getOperand(3), Mask, KnownZero, KnownOne, Depth+1);
1557     ComputeMaskedBits(Op.getOperand(2), Mask, KnownZero2, KnownOne2, Depth+1);
1558     assert((KnownZero & KnownOne) == 0 && "Bits known to be one AND zero?"); 
1559     assert((KnownZero2 & KnownOne2) == 0 && "Bits known to be one AND zero?"); 
1560     
1561     // Only known if known in both the LHS and RHS.
1562     KnownOne &= KnownOne2;
1563     KnownZero &= KnownZero2;
1564     return;
1565   case ISD::SADDO:
1566   case ISD::UADDO:
1567   case ISD::SSUBO:
1568   case ISD::USUBO:
1569   case ISD::SMULO:
1570   case ISD::UMULO:
1571     if (Op.getResNo() != 1)
1572       return;
1573     // The boolean result conforms to getBooleanContents.  Fall through.
1574   case ISD::SETCC:
1575     // If we know the result of a setcc has the top bits zero, use this info.
1576     if (TLI.getBooleanContents() == TargetLowering::ZeroOrOneBooleanContent &&
1577         BitWidth > 1)
1578       KnownZero |= APInt::getHighBitsSet(BitWidth, BitWidth - 1);
1579     return;
1580   case ISD::SHL:
1581     // (shl X, C1) & C2 == 0   iff   (X & C2 >>u C1) == 0
1582     if (ConstantSDNode *SA = dyn_cast<ConstantSDNode>(Op.getOperand(1))) {
1583       unsigned ShAmt = SA->getZExtValue();
1584
1585       // If the shift count is an invalid immediate, don't do anything.
1586       if (ShAmt >= BitWidth)
1587         return;
1588
1589       ComputeMaskedBits(Op.getOperand(0), Mask.lshr(ShAmt),
1590                         KnownZero, KnownOne, Depth+1);
1591       assert((KnownZero & KnownOne) == 0 && "Bits known to be one AND zero?"); 
1592       KnownZero <<= ShAmt;
1593       KnownOne  <<= ShAmt;
1594       // low bits known zero.
1595       KnownZero |= APInt::getLowBitsSet(BitWidth, ShAmt);
1596     }
1597     return;
1598   case ISD::SRL:
1599     // (ushr X, C1) & C2 == 0   iff  (-1 >> C1) & C2 == 0
1600     if (ConstantSDNode *SA = dyn_cast<ConstantSDNode>(Op.getOperand(1))) {
1601       unsigned ShAmt = SA->getZExtValue();
1602
1603       // If the shift count is an invalid immediate, don't do anything.
1604       if (ShAmt >= BitWidth)
1605         return;
1606
1607       ComputeMaskedBits(Op.getOperand(0), (Mask << ShAmt),
1608                         KnownZero, KnownOne, Depth+1);
1609       assert((KnownZero & KnownOne) == 0 && "Bits known to be one AND zero?"); 
1610       KnownZero = KnownZero.lshr(ShAmt);
1611       KnownOne  = KnownOne.lshr(ShAmt);
1612
1613       APInt HighBits = APInt::getHighBitsSet(BitWidth, ShAmt) & Mask;
1614       KnownZero |= HighBits;  // High bits known zero.
1615     }
1616     return;
1617   case ISD::SRA:
1618     if (ConstantSDNode *SA = dyn_cast<ConstantSDNode>(Op.getOperand(1))) {
1619       unsigned ShAmt = SA->getZExtValue();
1620
1621       // If the shift count is an invalid immediate, don't do anything.
1622       if (ShAmt >= BitWidth)
1623         return;
1624
1625       APInt InDemandedMask = (Mask << ShAmt);
1626       // If any of the demanded bits are produced by the sign extension, we also
1627       // demand the input sign bit.
1628       APInt HighBits = APInt::getHighBitsSet(BitWidth, ShAmt) & Mask;
1629       if (HighBits.getBoolValue())
1630         InDemandedMask |= APInt::getSignBit(BitWidth);
1631       
1632       ComputeMaskedBits(Op.getOperand(0), InDemandedMask, KnownZero, KnownOne,
1633                         Depth+1);
1634       assert((KnownZero & KnownOne) == 0 && "Bits known to be one AND zero?"); 
1635       KnownZero = KnownZero.lshr(ShAmt);
1636       KnownOne  = KnownOne.lshr(ShAmt);
1637       
1638       // Handle the sign bits.
1639       APInt SignBit = APInt::getSignBit(BitWidth);
1640       SignBit = SignBit.lshr(ShAmt);  // Adjust to where it is now in the mask.
1641       
1642       if (KnownZero.intersects(SignBit)) {
1643         KnownZero |= HighBits;  // New bits are known zero.
1644       } else if (KnownOne.intersects(SignBit)) {
1645         KnownOne  |= HighBits;  // New bits are known one.
1646       }
1647     }
1648     return;
1649   case ISD::SIGN_EXTEND_INREG: {
1650     MVT EVT = cast<VTSDNode>(Op.getOperand(1))->getVT();
1651     unsigned EBits = EVT.getSizeInBits();
1652     
1653     // Sign extension.  Compute the demanded bits in the result that are not 
1654     // present in the input.
1655     APInt NewBits = APInt::getHighBitsSet(BitWidth, BitWidth - EBits) & Mask;
1656
1657     APInt InSignBit = APInt::getSignBit(EBits);
1658     APInt InputDemandedBits = Mask & APInt::getLowBitsSet(BitWidth, EBits);
1659     
1660     // If the sign extended bits are demanded, we know that the sign
1661     // bit is demanded.
1662     InSignBit.zext(BitWidth);
1663     if (NewBits.getBoolValue())
1664       InputDemandedBits |= InSignBit;
1665     
1666     ComputeMaskedBits(Op.getOperand(0), InputDemandedBits,
1667                       KnownZero, KnownOne, Depth+1);
1668     assert((KnownZero & KnownOne) == 0 && "Bits known to be one AND zero?"); 
1669     
1670     // If the sign bit of the input is known set or clear, then we know the
1671     // top bits of the result.
1672     if (KnownZero.intersects(InSignBit)) {         // Input sign bit known clear
1673       KnownZero |= NewBits;
1674       KnownOne  &= ~NewBits;
1675     } else if (KnownOne.intersects(InSignBit)) {   // Input sign bit known set
1676       KnownOne  |= NewBits;
1677       KnownZero &= ~NewBits;
1678     } else {                              // Input sign bit unknown
1679       KnownZero &= ~NewBits;
1680       KnownOne  &= ~NewBits;
1681     }
1682     return;
1683   }
1684   case ISD::CTTZ:
1685   case ISD::CTLZ:
1686   case ISD::CTPOP: {
1687     unsigned LowBits = Log2_32(BitWidth)+1;
1688     KnownZero = APInt::getHighBitsSet(BitWidth, BitWidth - LowBits);
1689     KnownOne.clear();
1690     return;
1691   }
1692   case ISD::LOAD: {
1693     if (ISD::isZEXTLoad(Op.getNode())) {
1694       LoadSDNode *LD = cast<LoadSDNode>(Op);
1695       MVT VT = LD->getMemoryVT();
1696       unsigned MemBits = VT.getSizeInBits();
1697       KnownZero |= APInt::getHighBitsSet(BitWidth, BitWidth - MemBits) & Mask;
1698     }
1699     return;
1700   }
1701   case ISD::ZERO_EXTEND: {
1702     MVT InVT = Op.getOperand(0).getValueType();
1703     unsigned InBits = InVT.getSizeInBits();
1704     APInt NewBits   = APInt::getHighBitsSet(BitWidth, BitWidth - InBits) & Mask;
1705     APInt InMask    = Mask;
1706     InMask.trunc(InBits);
1707     KnownZero.trunc(InBits);
1708     KnownOne.trunc(InBits);
1709     ComputeMaskedBits(Op.getOperand(0), InMask, KnownZero, KnownOne, Depth+1);
1710     KnownZero.zext(BitWidth);
1711     KnownOne.zext(BitWidth);
1712     KnownZero |= NewBits;
1713     return;
1714   }
1715   case ISD::SIGN_EXTEND: {
1716     MVT InVT = Op.getOperand(0).getValueType();
1717     unsigned InBits = InVT.getSizeInBits();
1718     APInt InSignBit = APInt::getSignBit(InBits);
1719     APInt NewBits   = APInt::getHighBitsSet(BitWidth, BitWidth - InBits) & Mask;
1720     APInt InMask = Mask;
1721     InMask.trunc(InBits);
1722
1723     // If any of the sign extended bits are demanded, we know that the sign
1724     // bit is demanded. Temporarily set this bit in the mask for our callee.
1725     if (NewBits.getBoolValue())
1726       InMask |= InSignBit;
1727
1728     KnownZero.trunc(InBits);
1729     KnownOne.trunc(InBits);
1730     ComputeMaskedBits(Op.getOperand(0), InMask, KnownZero, KnownOne, Depth+1);
1731
1732     // Note if the sign bit is known to be zero or one.
1733     bool SignBitKnownZero = KnownZero.isNegative();
1734     bool SignBitKnownOne  = KnownOne.isNegative();
1735     assert(!(SignBitKnownZero && SignBitKnownOne) &&
1736            "Sign bit can't be known to be both zero and one!");
1737
1738     // If the sign bit wasn't actually demanded by our caller, we don't
1739     // want it set in the KnownZero and KnownOne result values. Reset the
1740     // mask and reapply it to the result values.
1741     InMask = Mask;
1742     InMask.trunc(InBits);
1743     KnownZero &= InMask;
1744     KnownOne  &= InMask;
1745
1746     KnownZero.zext(BitWidth);
1747     KnownOne.zext(BitWidth);
1748
1749     // If the sign bit is known zero or one, the top bits match.
1750     if (SignBitKnownZero)
1751       KnownZero |= NewBits;
1752     else if (SignBitKnownOne)
1753       KnownOne  |= NewBits;
1754     return;
1755   }
1756   case ISD::ANY_EXTEND: {
1757     MVT InVT = Op.getOperand(0).getValueType();
1758     unsigned InBits = InVT.getSizeInBits();
1759     APInt InMask = Mask;
1760     InMask.trunc(InBits);
1761     KnownZero.trunc(InBits);
1762     KnownOne.trunc(InBits);
1763     ComputeMaskedBits(Op.getOperand(0), InMask, KnownZero, KnownOne, Depth+1);
1764     KnownZero.zext(BitWidth);
1765     KnownOne.zext(BitWidth);
1766     return;
1767   }
1768   case ISD::TRUNCATE: {
1769     MVT InVT = Op.getOperand(0).getValueType();
1770     unsigned InBits = InVT.getSizeInBits();
1771     APInt InMask = Mask;
1772     InMask.zext(InBits);
1773     KnownZero.zext(InBits);
1774     KnownOne.zext(InBits);
1775     ComputeMaskedBits(Op.getOperand(0), InMask, KnownZero, KnownOne, Depth+1);
1776     assert((KnownZero & KnownOne) == 0 && "Bits known to be one AND zero?"); 
1777     KnownZero.trunc(BitWidth);
1778     KnownOne.trunc(BitWidth);
1779     break;
1780   }
1781   case ISD::AssertZext: {
1782     MVT VT = cast<VTSDNode>(Op.getOperand(1))->getVT();
1783     APInt InMask = APInt::getLowBitsSet(BitWidth, VT.getSizeInBits());
1784     ComputeMaskedBits(Op.getOperand(0), Mask & InMask, KnownZero, 
1785                       KnownOne, Depth+1);
1786     KnownZero |= (~InMask) & Mask;
1787     return;
1788   }
1789   case ISD::FGETSIGN:
1790     // All bits are zero except the low bit.
1791     KnownZero = APInt::getHighBitsSet(BitWidth, BitWidth - 1);
1792     return;
1793   
1794   case ISD::SUB: {
1795     if (ConstantSDNode *CLHS = dyn_cast<ConstantSDNode>(Op.getOperand(0))) {
1796       // We know that the top bits of C-X are clear if X contains less bits
1797       // than C (i.e. no wrap-around can happen).  For example, 20-X is
1798       // positive if we can prove that X is >= 0 and < 16.
1799       if (CLHS->getAPIntValue().isNonNegative()) {
1800         unsigned NLZ = (CLHS->getAPIntValue()+1).countLeadingZeros();
1801         // NLZ can't be BitWidth with no sign bit
1802         APInt MaskV = APInt::getHighBitsSet(BitWidth, NLZ+1);
1803         ComputeMaskedBits(Op.getOperand(1), MaskV, KnownZero2, KnownOne2,
1804                           Depth+1);
1805
1806         // If all of the MaskV bits are known to be zero, then we know the
1807         // output top bits are zero, because we now know that the output is
1808         // from [0-C].
1809         if ((KnownZero2 & MaskV) == MaskV) {
1810           unsigned NLZ2 = CLHS->getAPIntValue().countLeadingZeros();
1811           // Top bits known zero.
1812           KnownZero = APInt::getHighBitsSet(BitWidth, NLZ2) & Mask;
1813         }
1814       }
1815     }
1816   }
1817   // fall through
1818   case ISD::ADD: {
1819     // Output known-0 bits are known if clear or set in both the low clear bits
1820     // common to both LHS & RHS.  For example, 8+(X<<3) is known to have the
1821     // low 3 bits clear.
1822     APInt Mask2 = APInt::getLowBitsSet(BitWidth, Mask.countTrailingOnes());
1823     ComputeMaskedBits(Op.getOperand(0), Mask2, KnownZero2, KnownOne2, Depth+1);
1824     assert((KnownZero2 & KnownOne2) == 0 && "Bits known to be one AND zero?"); 
1825     unsigned KnownZeroOut = KnownZero2.countTrailingOnes();
1826
1827     ComputeMaskedBits(Op.getOperand(1), Mask2, KnownZero2, KnownOne2, Depth+1);
1828     assert((KnownZero2 & KnownOne2) == 0 && "Bits known to be one AND zero?"); 
1829     KnownZeroOut = std::min(KnownZeroOut,
1830                             KnownZero2.countTrailingOnes());
1831
1832     KnownZero |= APInt::getLowBitsSet(BitWidth, KnownZeroOut);
1833     return;
1834   }
1835   case ISD::SREM:
1836     if (ConstantSDNode *Rem = dyn_cast<ConstantSDNode>(Op.getOperand(1))) {
1837       const APInt &RA = Rem->getAPIntValue();
1838       if (RA.isPowerOf2() || (-RA).isPowerOf2()) {
1839         APInt LowBits = RA.isStrictlyPositive() ? (RA - 1) : ~RA;
1840         APInt Mask2 = LowBits | APInt::getSignBit(BitWidth);
1841         ComputeMaskedBits(Op.getOperand(0), Mask2,KnownZero2,KnownOne2,Depth+1);
1842
1843         // If the sign bit of the first operand is zero, the sign bit of
1844         // the result is zero. If the first operand has no one bits below
1845         // the second operand's single 1 bit, its sign will be zero.
1846         if (KnownZero2[BitWidth-1] || ((KnownZero2 & LowBits) == LowBits))
1847           KnownZero2 |= ~LowBits;
1848
1849         KnownZero |= KnownZero2 & Mask;
1850
1851         assert((KnownZero & KnownOne) == 0&&"Bits known to be one AND zero?");
1852       }
1853     }
1854     return;
1855   case ISD::UREM: {
1856     if (ConstantSDNode *Rem = dyn_cast<ConstantSDNode>(Op.getOperand(1))) {
1857       const APInt &RA = Rem->getAPIntValue();
1858       if (RA.isPowerOf2()) {
1859         APInt LowBits = (RA - 1);
1860         APInt Mask2 = LowBits & Mask;
1861         KnownZero |= ~LowBits & Mask;
1862         ComputeMaskedBits(Op.getOperand(0), Mask2, KnownZero, KnownOne,Depth+1);
1863         assert((KnownZero & KnownOne) == 0&&"Bits known to be one AND zero?");
1864         break;
1865       }
1866     }
1867
1868     // Since the result is less than or equal to either operand, any leading
1869     // zero bits in either operand must also exist in the result.
1870     APInt AllOnes = APInt::getAllOnesValue(BitWidth);
1871     ComputeMaskedBits(Op.getOperand(0), AllOnes, KnownZero, KnownOne,
1872                       Depth+1);
1873     ComputeMaskedBits(Op.getOperand(1), AllOnes, KnownZero2, KnownOne2,
1874                       Depth+1);
1875
1876     uint32_t Leaders = std::max(KnownZero.countLeadingOnes(),
1877                                 KnownZero2.countLeadingOnes());
1878     KnownOne.clear();
1879     KnownZero = APInt::getHighBitsSet(BitWidth, Leaders) & Mask;
1880     return;
1881   }
1882   default:
1883     // Allow the target to implement this method for its nodes.
1884     if (Op.getOpcode() >= ISD::BUILTIN_OP_END) {
1885   case ISD::INTRINSIC_WO_CHAIN:
1886   case ISD::INTRINSIC_W_CHAIN:
1887   case ISD::INTRINSIC_VOID:
1888       TLI.computeMaskedBitsForTargetNode(Op, Mask, KnownZero, KnownOne, *this);
1889     }
1890     return;
1891   }
1892 }
1893
1894 /// ComputeNumSignBits - Return the number of times the sign bit of the
1895 /// register is replicated into the other bits.  We know that at least 1 bit
1896 /// is always equal to the sign bit (itself), but other cases can give us
1897 /// information.  For example, immediately after an "SRA X, 2", we know that
1898 /// the top 3 bits are all equal to each other, so we return 3.
1899 unsigned SelectionDAG::ComputeNumSignBits(SDValue Op, unsigned Depth) const{
1900   MVT VT = Op.getValueType();
1901   assert(VT.isInteger() && "Invalid VT!");
1902   unsigned VTBits = VT.getSizeInBits();
1903   unsigned Tmp, Tmp2;
1904   unsigned FirstAnswer = 1;
1905   
1906   if (Depth == 6)
1907     return 1;  // Limit search depth.
1908
1909   switch (Op.getOpcode()) {
1910   default: break;
1911   case ISD::AssertSext:
1912     Tmp = cast<VTSDNode>(Op.getOperand(1))->getVT().getSizeInBits();
1913     return VTBits-Tmp+1;
1914   case ISD::AssertZext:
1915     Tmp = cast<VTSDNode>(Op.getOperand(1))->getVT().getSizeInBits();
1916     return VTBits-Tmp;
1917     
1918   case ISD::Constant: {
1919     const APInt &Val = cast<ConstantSDNode>(Op)->getAPIntValue();
1920     // If negative, return # leading ones.
1921     if (Val.isNegative())
1922       return Val.countLeadingOnes();
1923     
1924     // Return # leading zeros.
1925     return Val.countLeadingZeros();
1926   }
1927     
1928   case ISD::SIGN_EXTEND:
1929     Tmp = VTBits-Op.getOperand(0).getValueType().getSizeInBits();
1930     return ComputeNumSignBits(Op.getOperand(0), Depth+1) + Tmp;
1931     
1932   case ISD::SIGN_EXTEND_INREG:
1933     // Max of the input and what this extends.
1934     Tmp = cast<VTSDNode>(Op.getOperand(1))->getVT().getSizeInBits();
1935     Tmp = VTBits-Tmp+1;
1936     
1937     Tmp2 = ComputeNumSignBits(Op.getOperand(0), Depth+1);
1938     return std::max(Tmp, Tmp2);
1939
1940   case ISD::SRA:
1941     Tmp = ComputeNumSignBits(Op.getOperand(0), Depth+1);
1942     // SRA X, C   -> adds C sign bits.
1943     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op.getOperand(1))) {
1944       Tmp += C->getZExtValue();
1945       if (Tmp > VTBits) Tmp = VTBits;
1946     }
1947     return Tmp;
1948   case ISD::SHL:
1949     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op.getOperand(1))) {
1950       // shl destroys sign bits.
1951       Tmp = ComputeNumSignBits(Op.getOperand(0), Depth+1);
1952       if (C->getZExtValue() >= VTBits ||      // Bad shift.
1953           C->getZExtValue() >= Tmp) break;    // Shifted all sign bits out.
1954       return Tmp - C->getZExtValue();
1955     }
1956     break;
1957   case ISD::AND:
1958   case ISD::OR:
1959   case ISD::XOR:    // NOT is handled here.
1960     // Logical binary ops preserve the number of sign bits at the worst.
1961     Tmp = ComputeNumSignBits(Op.getOperand(0), Depth+1);
1962     if (Tmp != 1) {
1963       Tmp2 = ComputeNumSignBits(Op.getOperand(1), Depth+1);
1964       FirstAnswer = std::min(Tmp, Tmp2);
1965       // We computed what we know about the sign bits as our first
1966       // answer. Now proceed to the generic code that uses
1967       // ComputeMaskedBits, and pick whichever answer is better.
1968     }
1969     break;
1970
1971   case ISD::SELECT:
1972     Tmp = ComputeNumSignBits(Op.getOperand(1), Depth+1);
1973     if (Tmp == 1) return 1;  // Early out.
1974     Tmp2 = ComputeNumSignBits(Op.getOperand(2), Depth+1);
1975     return std::min(Tmp, Tmp2);
1976
1977   case ISD::SADDO:
1978   case ISD::UADDO:
1979   case ISD::SSUBO:
1980   case ISD::USUBO:
1981   case ISD::SMULO:
1982   case ISD::UMULO:
1983     if (Op.getResNo() != 1)
1984       break;
1985     // The boolean result conforms to getBooleanContents.  Fall through.
1986   case ISD::SETCC:
1987     // If setcc returns 0/-1, all bits are sign bits.
1988     if (TLI.getBooleanContents() ==
1989         TargetLowering::ZeroOrNegativeOneBooleanContent)
1990       return VTBits;
1991     break;
1992   case ISD::ROTL:
1993   case ISD::ROTR:
1994     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op.getOperand(1))) {
1995       unsigned RotAmt = C->getZExtValue() & (VTBits-1);
1996       
1997       // Handle rotate right by N like a rotate left by 32-N.
1998       if (Op.getOpcode() == ISD::ROTR)
1999         RotAmt = (VTBits-RotAmt) & (VTBits-1);
2000
2001       // If we aren't rotating out all of the known-in sign bits, return the
2002       // number that are left.  This handles rotl(sext(x), 1) for example.
2003       Tmp = ComputeNumSignBits(Op.getOperand(0), Depth+1);
2004       if (Tmp > RotAmt+1) return Tmp-RotAmt;
2005     }
2006     break;
2007   case ISD::ADD:
2008     // Add can have at most one carry bit.  Thus we know that the output
2009     // is, at worst, one more bit than the inputs.
2010     Tmp = ComputeNumSignBits(Op.getOperand(0), Depth+1);
2011     if (Tmp == 1) return 1;  // Early out.
2012       
2013     // Special case decrementing a value (ADD X, -1):
2014     if (ConstantSDNode *CRHS = dyn_cast<ConstantSDNode>(Op.getOperand(0)))
2015       if (CRHS->isAllOnesValue()) {
2016         APInt KnownZero, KnownOne;
2017         APInt Mask = APInt::getAllOnesValue(VTBits);
2018         ComputeMaskedBits(Op.getOperand(0), Mask, KnownZero, KnownOne, Depth+1);
2019         
2020         // If the input is known to be 0 or 1, the output is 0/-1, which is all
2021         // sign bits set.
2022         if ((KnownZero | APInt(VTBits, 1)) == Mask)
2023           return VTBits;
2024         
2025         // If we are subtracting one from a positive number, there is no carry
2026         // out of the result.
2027         if (KnownZero.isNegative())
2028           return Tmp;
2029       }
2030       
2031     Tmp2 = ComputeNumSignBits(Op.getOperand(1), Depth+1);
2032     if (Tmp2 == 1) return 1;
2033       return std::min(Tmp, Tmp2)-1;
2034     break;
2035     
2036   case ISD::SUB:
2037     Tmp2 = ComputeNumSignBits(Op.getOperand(1), Depth+1);
2038     if (Tmp2 == 1) return 1;
2039       
2040     // Handle NEG.
2041     if (ConstantSDNode *CLHS = dyn_cast<ConstantSDNode>(Op.getOperand(0)))
2042       if (CLHS->isNullValue()) {
2043         APInt KnownZero, KnownOne;
2044         APInt Mask = APInt::getAllOnesValue(VTBits);
2045         ComputeMaskedBits(Op.getOperand(1), Mask, KnownZero, KnownOne, Depth+1);
2046         // If the input is known to be 0 or 1, the output is 0/-1, which is all
2047         // sign bits set.
2048         if ((KnownZero | APInt(VTBits, 1)) == Mask)
2049           return VTBits;
2050         
2051         // If the input is known to be positive (the sign bit is known clear),
2052         // the output of the NEG has the same number of sign bits as the input.
2053         if (KnownZero.isNegative())
2054           return Tmp2;
2055         
2056         // Otherwise, we treat this like a SUB.
2057       }
2058     
2059     // Sub can have at most one carry bit.  Thus we know that the output
2060     // is, at worst, one more bit than the inputs.
2061     Tmp = ComputeNumSignBits(Op.getOperand(0), Depth+1);
2062     if (Tmp == 1) return 1;  // Early out.
2063       return std::min(Tmp, Tmp2)-1;
2064     break;
2065   case ISD::TRUNCATE:
2066     // FIXME: it's tricky to do anything useful for this, but it is an important
2067     // case for targets like X86.
2068     break;
2069   }
2070   
2071   // Handle LOADX separately here. EXTLOAD case will fallthrough.
2072   if (Op.getOpcode() == ISD::LOAD) {
2073     LoadSDNode *LD = cast<LoadSDNode>(Op);
2074     unsigned ExtType = LD->getExtensionType();
2075     switch (ExtType) {
2076     default: break;
2077     case ISD::SEXTLOAD:    // '17' bits known
2078       Tmp = LD->getMemoryVT().getSizeInBits();
2079       return VTBits-Tmp+1;
2080     case ISD::ZEXTLOAD:    // '16' bits known
2081       Tmp = LD->getMemoryVT().getSizeInBits();
2082       return VTBits-Tmp;
2083     }
2084   }
2085
2086   // Allow the target to implement this method for its nodes.
2087   if (Op.getOpcode() >= ISD::BUILTIN_OP_END ||
2088       Op.getOpcode() == ISD::INTRINSIC_WO_CHAIN || 
2089       Op.getOpcode() == ISD::INTRINSIC_W_CHAIN ||
2090       Op.getOpcode() == ISD::INTRINSIC_VOID) {
2091     unsigned NumBits = TLI.ComputeNumSignBitsForTargetNode(Op, Depth);
2092     if (NumBits > 1) FirstAnswer = std::max(FirstAnswer, NumBits);
2093   }
2094   
2095   // Finally, if we can prove that the top bits of the result are 0's or 1's,
2096   // use this information.
2097   APInt KnownZero, KnownOne;
2098   APInt Mask = APInt::getAllOnesValue(VTBits);
2099   ComputeMaskedBits(Op, Mask, KnownZero, KnownOne, Depth);
2100   
2101   if (KnownZero.isNegative()) {        // sign bit is 0
2102     Mask = KnownZero;
2103   } else if (KnownOne.isNegative()) {  // sign bit is 1;
2104     Mask = KnownOne;
2105   } else {
2106     // Nothing known.
2107     return FirstAnswer;
2108   }
2109   
2110   // Okay, we know that the sign bit in Mask is set.  Use CLZ to determine
2111   // the number of identical bits in the top of the input value.
2112   Mask = ~Mask;
2113   Mask <<= Mask.getBitWidth()-VTBits;
2114   // Return # leading zeros.  We use 'min' here in case Val was zero before
2115   // shifting.  We don't want to return '64' as for an i32 "0".
2116   return std::max(FirstAnswer, std::min(VTBits, Mask.countLeadingZeros()));
2117 }
2118
2119
2120 bool SelectionDAG::isVerifiedDebugInfoDesc(SDValue Op) const {
2121   GlobalAddressSDNode *GA = dyn_cast<GlobalAddressSDNode>(Op);
2122   if (!GA) return false;
2123   if (GA->getOffset() != 0) return false;
2124   GlobalVariable *GV = dyn_cast<GlobalVariable>(GA->getGlobal());
2125   if (!GV) return false;
2126   MachineModuleInfo *MMI = getMachineModuleInfo();
2127   return MMI && MMI->hasDebugInfo();
2128 }
2129
2130
2131 /// getShuffleScalarElt - Returns the scalar element that will make up the ith
2132 /// element of the result of the vector shuffle.
2133 SDValue SelectionDAG::getShuffleScalarElt(const SDNode *N, unsigned i) {
2134   MVT VT = N->getValueType(0);
2135   DebugLoc dl = N->getDebugLoc();
2136   SDValue PermMask = N->getOperand(2);
2137   SDValue Idx = PermMask.getOperand(i);
2138   if (Idx.getOpcode() == ISD::UNDEF)
2139     return getNode(ISD::UNDEF, dl, VT.getVectorElementType());
2140   unsigned Index = cast<ConstantSDNode>(Idx)->getZExtValue();
2141   unsigned NumElems = PermMask.getNumOperands();
2142   SDValue V = (Index < NumElems) ? N->getOperand(0) : N->getOperand(1);
2143   Index %= NumElems;
2144
2145   if (V.getOpcode() == ISD::BIT_CONVERT) {
2146     V = V.getOperand(0);
2147     MVT VVT = V.getValueType();
2148     if (!VVT.isVector() || VVT.getVectorNumElements() != NumElems)
2149       return SDValue();
2150   }
2151   if (V.getOpcode() == ISD::SCALAR_TO_VECTOR)
2152     return (Index == 0) ? V.getOperand(0)
2153                       : getNode(ISD::UNDEF, dl, VT.getVectorElementType());
2154   if (V.getOpcode() == ISD::BUILD_VECTOR)
2155     return V.getOperand(Index);
2156   if (V.getOpcode() == ISD::VECTOR_SHUFFLE)
2157     return getShuffleScalarElt(V.getNode(), Index);
2158   return SDValue();
2159 }
2160
2161
2162 /// getNode - Gets or creates the specified node.
2163 ///
2164 SDValue SelectionDAG::getNode(unsigned Opcode, MVT VT) {
2165   return getNode(Opcode, DebugLoc::getUnknownLoc(), VT);
2166 }
2167
2168 SDValue SelectionDAG::getNode(unsigned Opcode, DebugLoc DL, MVT VT) {
2169   FoldingSetNodeID ID;
2170   AddNodeIDNode(ID, Opcode, getVTList(VT), 0, 0);
2171   void *IP = 0;
2172   if (SDNode *E = CSEMap.FindNodeOrInsertPos(ID, IP))
2173     return SDValue(E, 0);
2174   SDNode *N = NodeAllocator.Allocate<SDNode>();
2175   new (N) SDNode(Opcode, DL, SDNode::getSDVTList(VT));
2176   CSEMap.InsertNode(N, IP);
2177   
2178   AllNodes.push_back(N);
2179 #ifndef NDEBUG
2180   VerifyNode(N);
2181 #endif
2182   return SDValue(N, 0);
2183 }
2184
2185 SDValue SelectionDAG::getNode(unsigned Opcode, MVT VT, SDValue Operand) {
2186   return getNode(Opcode, DebugLoc::getUnknownLoc(), VT, Operand);
2187 }
2188
2189 SDValue SelectionDAG::getNode(unsigned Opcode, DebugLoc DL,
2190                               MVT VT, SDValue Operand) {
2191   // Constant fold unary operations with an integer constant operand.
2192   if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Operand.getNode())) {
2193     const APInt &Val = C->getAPIntValue();
2194     unsigned BitWidth = VT.getSizeInBits();
2195     switch (Opcode) {
2196     default: break;
2197     case ISD::SIGN_EXTEND:
2198       return getConstant(APInt(Val).sextOrTrunc(BitWidth), VT);
2199     case ISD::ANY_EXTEND:
2200     case ISD::ZERO_EXTEND:
2201     case ISD::TRUNCATE:
2202       return getConstant(APInt(Val).zextOrTrunc(BitWidth), VT);
2203     case ISD::UINT_TO_FP:
2204     case ISD::SINT_TO_FP: {
2205       const uint64_t zero[] = {0, 0};
2206       // No compile time operations on this type.
2207       if (VT==MVT::ppcf128)
2208         break;
2209       APFloat apf = APFloat(APInt(BitWidth, 2, zero));
2210       (void)apf.convertFromAPInt(Val, 
2211                                  Opcode==ISD::SINT_TO_FP,
2212                                  APFloat::rmNearestTiesToEven);
2213       return getConstantFP(apf, VT);
2214     }
2215     case ISD::BIT_CONVERT:
2216       if (VT == MVT::f32 && C->getValueType(0) == MVT::i32)
2217         return getConstantFP(Val.bitsToFloat(), VT);
2218       else if (VT == MVT::f64 && C->getValueType(0) == MVT::i64)
2219         return getConstantFP(Val.bitsToDouble(), VT);
2220       break;
2221     case ISD::BSWAP:
2222       return getConstant(Val.byteSwap(), VT);
2223     case ISD::CTPOP:
2224       return getConstant(Val.countPopulation(), VT);
2225     case ISD::CTLZ:
2226       return getConstant(Val.countLeadingZeros(), VT);
2227     case ISD::CTTZ:
2228       return getConstant(Val.countTrailingZeros(), VT);
2229     }
2230   }
2231
2232   // Constant fold unary operations with a floating point constant operand.
2233   if (ConstantFPSDNode *C = dyn_cast<ConstantFPSDNode>(Operand.getNode())) {
2234     APFloat V = C->getValueAPF();    // make copy
2235     if (VT != MVT::ppcf128 && Operand.getValueType() != MVT::ppcf128) {
2236       switch (Opcode) {
2237       case ISD::FNEG:
2238         V.changeSign();
2239         return getConstantFP(V, VT);
2240       case ISD::FABS:
2241         V.clearSign();
2242         return getConstantFP(V, VT);
2243       case ISD::FP_ROUND:
2244       case ISD::FP_EXTEND: {
2245         bool ignored;
2246         // This can return overflow, underflow, or inexact; we don't care.
2247         // FIXME need to be more flexible about rounding mode.
2248         (void)V.convert(*MVTToAPFloatSemantics(VT),
2249                         APFloat::rmNearestTiesToEven, &ignored);
2250         return getConstantFP(V, VT);
2251       }
2252       case ISD::FP_TO_SINT:
2253       case ISD::FP_TO_UINT: {
2254         integerPart x;
2255         bool ignored;
2256         assert(integerPartWidth >= 64);
2257         // FIXME need to be more flexible about rounding mode.
2258         APFloat::opStatus s = V.convertToInteger(&x, 64U,
2259                               Opcode==ISD::FP_TO_SINT,
2260                               APFloat::rmTowardZero, &ignored);
2261         if (s==APFloat::opInvalidOp)     // inexact is OK, in fact usual
2262           break;
2263         return getConstant(x, VT);
2264       }
2265       case ISD::BIT_CONVERT:
2266         if (VT == MVT::i32 && C->getValueType(0) == MVT::f32)
2267           return getConstant((uint32_t)V.bitcastToAPInt().getZExtValue(), VT);
2268         else if (VT == MVT::i64 && C->getValueType(0) == MVT::f64)
2269           return getConstant(V.bitcastToAPInt().getZExtValue(), VT);
2270         break;
2271       }
2272     }
2273   }
2274
2275   unsigned OpOpcode = Operand.getNode()->getOpcode();
2276   switch (Opcode) {
2277   case ISD::TokenFactor:
2278   case ISD::MERGE_VALUES:
2279   case ISD::CONCAT_VECTORS:
2280     return Operand;         // Factor, merge or concat of one node?  No need.
2281   case ISD::FP_ROUND: assert(0 && "Invalid method to make FP_ROUND node");
2282   case ISD::FP_EXTEND:
2283     assert(VT.isFloatingPoint() &&
2284            Operand.getValueType().isFloatingPoint() && "Invalid FP cast!");
2285     if (Operand.getValueType() == VT) return Operand;  // noop conversion.
2286     if (Operand.getOpcode() == ISD::UNDEF)
2287       return getNode(ISD::UNDEF, DL, VT);
2288     break;
2289   case ISD::SIGN_EXTEND:
2290     assert(VT.isInteger() && Operand.getValueType().isInteger() &&
2291            "Invalid SIGN_EXTEND!");
2292     if (Operand.getValueType() == VT) return Operand;   // noop extension
2293     assert(Operand.getValueType().bitsLT(VT)
2294            && "Invalid sext node, dst < src!");
2295     if (OpOpcode == ISD::SIGN_EXTEND || OpOpcode == ISD::ZERO_EXTEND)
2296       return getNode(OpOpcode, DL, VT, Operand.getNode()->getOperand(0));
2297     break;
2298   case ISD::ZERO_EXTEND:
2299     assert(VT.isInteger() && Operand.getValueType().isInteger() &&
2300            "Invalid ZERO_EXTEND!");
2301     if (Operand.getValueType() == VT) return Operand;   // noop extension
2302     assert(Operand.getValueType().bitsLT(VT)
2303            && "Invalid zext node, dst < src!");
2304     if (OpOpcode == ISD::ZERO_EXTEND)   // (zext (zext x)) -> (zext x)
2305       return getNode(ISD::ZERO_EXTEND, DL, VT, 
2306                      Operand.getNode()->getOperand(0));
2307     break;
2308   case ISD::ANY_EXTEND:
2309     assert(VT.isInteger() && Operand.getValueType().isInteger() &&
2310            "Invalid ANY_EXTEND!");
2311     if (Operand.getValueType() == VT) return Operand;   // noop extension
2312     assert(Operand.getValueType().bitsLT(VT)
2313            && "Invalid anyext node, dst < src!");
2314     if (OpOpcode == ISD::ZERO_EXTEND || OpOpcode == ISD::SIGN_EXTEND)
2315       // (ext (zext x)) -> (zext x)  and  (ext (sext x)) -> (sext x)
2316       return getNode(OpOpcode, DL, VT, Operand.getNode()->getOperand(0));
2317     break;
2318   case ISD::TRUNCATE:
2319     assert(VT.isInteger() && Operand.getValueType().isInteger() &&
2320            "Invalid TRUNCATE!");
2321     if (Operand.getValueType() == VT) return Operand;   // noop truncate
2322     assert(Operand.getValueType().bitsGT(VT)
2323            && "Invalid truncate node, src < dst!");
2324     if (OpOpcode == ISD::TRUNCATE)
2325       return getNode(ISD::TRUNCATE, DL, VT, Operand.getNode()->getOperand(0));
2326     else if (OpOpcode == ISD::ZERO_EXTEND || OpOpcode == ISD::SIGN_EXTEND ||
2327              OpOpcode == ISD::ANY_EXTEND) {
2328       // If the source is smaller than the dest, we still need an extend.
2329       if (Operand.getNode()->getOperand(0).getValueType().bitsLT(VT))
2330         return getNode(OpOpcode, DL, VT, Operand.getNode()->getOperand(0));
2331       else if (Operand.getNode()->getOperand(0).getValueType().bitsGT(VT))
2332         return getNode(ISD::TRUNCATE, DL, VT, Operand.getNode()->getOperand(0));
2333       else
2334         return Operand.getNode()->getOperand(0);
2335     }
2336     break;
2337   case ISD::BIT_CONVERT:
2338     // Basic sanity checking.
2339     assert(VT.getSizeInBits() == Operand.getValueType().getSizeInBits()
2340            && "Cannot BIT_CONVERT between types of different sizes!");
2341     if (VT == Operand.getValueType()) return Operand;  // noop conversion.
2342     if (OpOpcode == ISD::BIT_CONVERT)  // bitconv(bitconv(x)) -> bitconv(x)
2343       return getNode(ISD::BIT_CONVERT, DL, VT, Operand.getOperand(0));
2344     if (OpOpcode == ISD::UNDEF)
2345       return getNode(ISD::UNDEF, DL, VT);
2346     break;
2347   case ISD::SCALAR_TO_VECTOR:
2348     assert(VT.isVector() && !Operand.getValueType().isVector() &&
2349            VT.getVectorElementType() == Operand.getValueType() &&
2350            "Illegal SCALAR_TO_VECTOR node!");
2351     if (OpOpcode == ISD::UNDEF)
2352       return getNode(ISD::UNDEF, DL, VT);
2353     // scalar_to_vector(extract_vector_elt V, 0) -> V, top bits are undefined.
2354     if (OpOpcode == ISD::EXTRACT_VECTOR_ELT &&
2355         isa<ConstantSDNode>(Operand.getOperand(1)) &&
2356         Operand.getConstantOperandVal(1) == 0 &&
2357         Operand.getOperand(0).getValueType() == VT)
2358       return Operand.getOperand(0);
2359     break;
2360   case ISD::FNEG:
2361     // -(X-Y) -> (Y-X) is unsafe because when X==Y, -0.0 != +0.0
2362     if (UnsafeFPMath && OpOpcode == ISD::FSUB)
2363       return getNode(ISD::FSUB, DL, VT, Operand.getNode()->getOperand(1),
2364                      Operand.getNode()->getOperand(0));
2365     if (OpOpcode == ISD::FNEG)  // --X -> X
2366       return Operand.getNode()->getOperand(0);
2367     break;
2368   case ISD::FABS:
2369     if (OpOpcode == ISD::FNEG)  // abs(-X) -> abs(X)
2370       return getNode(ISD::FABS, DL, VT, Operand.getNode()->getOperand(0));
2371     break;
2372   }
2373
2374   SDNode *N;
2375   SDVTList VTs = getVTList(VT);
2376   if (VT != MVT::Flag) { // Don't CSE flag producing nodes
2377     FoldingSetNodeID ID;
2378     SDValue Ops[1] = { Operand };
2379     AddNodeIDNode(ID, Opcode, VTs, Ops, 1);
2380     void *IP = 0;
2381     if (SDNode *E = CSEMap.FindNodeOrInsertPos(ID, IP))
2382       return SDValue(E, 0);
2383     N = NodeAllocator.Allocate<UnarySDNode>();
2384     new (N) UnarySDNode(Opcode, DL, VTs, Operand);
2385     CSEMap.InsertNode(N, IP);
2386   } else {
2387     N = NodeAllocator.Allocate<UnarySDNode>();
2388     new (N) UnarySDNode(Opcode, DL, VTs, Operand);
2389   }
2390
2391   AllNodes.push_back(N);
2392 #ifndef NDEBUG
2393   VerifyNode(N);
2394 #endif
2395   return SDValue(N, 0);
2396 }
2397
2398 SDValue SelectionDAG::FoldConstantArithmetic(unsigned Opcode,
2399                                              MVT VT,
2400                                              ConstantSDNode *Cst1,
2401                                              ConstantSDNode *Cst2) {
2402   const APInt &C1 = Cst1->getAPIntValue(), &C2 = Cst2->getAPIntValue();
2403
2404   switch (Opcode) {
2405   case ISD::ADD:  return getConstant(C1 + C2, VT);
2406   case ISD::SUB:  return getConstant(C1 - C2, VT);
2407   case ISD::MUL:  return getConstant(C1 * C2, VT);
2408   case ISD::UDIV:
2409     if (C2.getBoolValue()) return getConstant(C1.udiv(C2), VT);
2410     break;
2411   case ISD::UREM:
2412     if (C2.getBoolValue()) return getConstant(C1.urem(C2), VT);
2413     break;
2414   case ISD::SDIV:
2415     if (C2.getBoolValue()) return getConstant(C1.sdiv(C2), VT);
2416     break;
2417   case ISD::SREM:
2418     if (C2.getBoolValue()) return getConstant(C1.srem(C2), VT);
2419     break;
2420   case ISD::AND:  return getConstant(C1 & C2, VT);
2421   case ISD::OR:   return getConstant(C1 | C2, VT);
2422   case ISD::XOR:  return getConstant(C1 ^ C2, VT);
2423   case ISD::SHL:  return getConstant(C1 << C2, VT);
2424   case ISD::SRL:  return getConstant(C1.lshr(C2), VT);
2425   case ISD::SRA:  return getConstant(C1.ashr(C2), VT);
2426   case ISD::ROTL: return getConstant(C1.rotl(C2), VT);
2427   case ISD::ROTR: return getConstant(C1.rotr(C2), VT);
2428   default: break;
2429   }
2430
2431   return SDValue();
2432 }
2433
2434 SDValue SelectionDAG::getNode(unsigned Opcode, MVT VT,
2435                               SDValue N1, SDValue N2) {
2436   return getNode(Opcode, DebugLoc::getUnknownLoc(), VT, N1, N2);
2437 }
2438
2439 SDValue SelectionDAG::getNode(unsigned Opcode, DebugLoc DL, MVT VT,
2440                               SDValue N1, SDValue N2) {
2441   ConstantSDNode *N1C = dyn_cast<ConstantSDNode>(N1.getNode());
2442   ConstantSDNode *N2C = dyn_cast<ConstantSDNode>(N2.getNode());
2443   switch (Opcode) {
2444   default: break;
2445   case ISD::TokenFactor:
2446     assert(VT == MVT::Other && N1.getValueType() == MVT::Other &&
2447            N2.getValueType() == MVT::Other && "Invalid token factor!");
2448     // Fold trivial token factors.
2449     if (N1.getOpcode() == ISD::EntryToken) return N2;
2450     if (N2.getOpcode() == ISD::EntryToken) return N1;
2451     if (N1 == N2) return N1;
2452     break;
2453   case ISD::CONCAT_VECTORS:
2454     // A CONCAT_VECTOR with all operands BUILD_VECTOR can be simplified to
2455     // one big BUILD_VECTOR.
2456     if (N1.getOpcode() == ISD::BUILD_VECTOR &&
2457         N2.getOpcode() == ISD::BUILD_VECTOR) {
2458       SmallVector<SDValue, 16> Elts(N1.getNode()->op_begin(), N1.getNode()->op_end());
2459       Elts.insert(Elts.end(), N2.getNode()->op_begin(), N2.getNode()->op_end());
2460       return getNode(ISD::BUILD_VECTOR, DL, VT, &Elts[0], Elts.size());
2461     }
2462     break;
2463   case ISD::AND:
2464     assert(VT.isInteger() && N1.getValueType() == N2.getValueType() &&
2465            N1.getValueType() == VT && "Binary operator types must match!");
2466     // (X & 0) -> 0.  This commonly occurs when legalizing i64 values, so it's
2467     // worth handling here.
2468     if (N2C && N2C->isNullValue())
2469       return N2;
2470     if (N2C && N2C->isAllOnesValue())  // X & -1 -> X
2471       return N1;
2472     break;
2473   case ISD::OR:
2474   case ISD::XOR:
2475   case ISD::ADD:
2476   case ISD::SUB:
2477     assert(VT.isInteger() && N1.getValueType() == N2.getValueType() &&
2478            N1.getValueType() == VT && "Binary operator types must match!");
2479     // (X ^|+- 0) -> X.  This commonly occurs when legalizing i64 values, so
2480     // it's worth handling here.
2481     if (N2C && N2C->isNullValue())
2482       return N1;
2483     break;
2484   case ISD::UDIV:
2485   case ISD::UREM:
2486   case ISD::MULHU:
2487   case ISD::MULHS:
2488   case ISD::MUL:
2489   case ISD::SDIV:
2490   case ISD::SREM:
2491     assert(VT.isInteger() && "This operator does not apply to FP types!");
2492     // fall through
2493   case ISD::FADD:
2494   case ISD::FSUB:
2495   case ISD::FMUL:
2496   case ISD::FDIV:
2497   case ISD::FREM:
2498     if (UnsafeFPMath) {
2499       if (Opcode == ISD::FADD) {
2500         // 0+x --> x
2501         if (ConstantFPSDNode *CFP = dyn_cast<ConstantFPSDNode>(N1))
2502           if (CFP->getValueAPF().isZero())
2503             return N2;
2504         // x+0 --> x
2505         if (ConstantFPSDNode *CFP = dyn_cast<ConstantFPSDNode>(N2))
2506           if (CFP->getValueAPF().isZero())
2507             return N1;
2508       } else if (Opcode == ISD::FSUB) {
2509         // x-0 --> x
2510         if (ConstantFPSDNode *CFP = dyn_cast<ConstantFPSDNode>(N2))
2511           if (CFP->getValueAPF().isZero())
2512             return N1;
2513       }
2514     }
2515     assert(N1.getValueType() == N2.getValueType() &&
2516            N1.getValueType() == VT && "Binary operator types must match!");
2517     break;
2518   case ISD::FCOPYSIGN:   // N1 and result must match.  N1/N2 need not match.
2519     assert(N1.getValueType() == VT &&
2520            N1.getValueType().isFloatingPoint() &&
2521            N2.getValueType().isFloatingPoint() &&
2522            "Invalid FCOPYSIGN!");
2523     break;
2524   case ISD::SHL:
2525   case ISD::SRA:
2526   case ISD::SRL:
2527   case ISD::ROTL:
2528   case ISD::ROTR:
2529     assert(VT == N1.getValueType() &&
2530            "Shift operators return type must be the same as their first arg");
2531     assert(VT.isInteger() && N2.getValueType().isInteger() &&
2532            "Shifts only work on integers");
2533
2534     // Always fold shifts of i1 values so the code generator doesn't need to
2535     // handle them.  Since we know the size of the shift has to be less than the
2536     // size of the value, the shift/rotate count is guaranteed to be zero.
2537     if (VT == MVT::i1)
2538       return N1;
2539     break;
2540   case ISD::FP_ROUND_INREG: {
2541     MVT EVT = cast<VTSDNode>(N2)->getVT();
2542     assert(VT == N1.getValueType() && "Not an inreg round!");
2543     assert(VT.isFloatingPoint() && EVT.isFloatingPoint() &&
2544            "Cannot FP_ROUND_INREG integer types");
2545     assert(EVT.bitsLE(VT) && "Not rounding down!");
2546     if (cast<VTSDNode>(N2)->getVT() == VT) return N1;  // Not actually rounding.
2547     break;
2548   }
2549   case ISD::FP_ROUND:
2550     assert(VT.isFloatingPoint() &&
2551            N1.getValueType().isFloatingPoint() &&
2552            VT.bitsLE(N1.getValueType()) &&
2553            isa<ConstantSDNode>(N2) && "Invalid FP_ROUND!");
2554     if (N1.getValueType() == VT) return N1;  // noop conversion.
2555     break;
2556   case ISD::AssertSext:
2557   case ISD::AssertZext: {
2558     MVT EVT = cast<VTSDNode>(N2)->getVT();
2559     assert(VT == N1.getValueType() && "Not an inreg extend!");
2560     assert(VT.isInteger() && EVT.isInteger() &&
2561            "Cannot *_EXTEND_INREG FP types");
2562     assert(EVT.bitsLE(VT) && "Not extending!");
2563     if (VT == EVT) return N1; // noop assertion.
2564     break;
2565   }
2566   case ISD::SIGN_EXTEND_INREG: {
2567     MVT EVT = cast<VTSDNode>(N2)->getVT();
2568     assert(VT == N1.getValueType() && "Not an inreg extend!");
2569     assert(VT.isInteger() && EVT.isInteger() &&
2570            "Cannot *_EXTEND_INREG FP types");
2571     assert(EVT.bitsLE(VT) && "Not extending!");
2572     if (EVT == VT) return N1;  // Not actually extending
2573
2574     if (N1C) {
2575       APInt Val = N1C->getAPIntValue();
2576       unsigned FromBits = cast<VTSDNode>(N2)->getVT().getSizeInBits();
2577       Val <<= Val.getBitWidth()-FromBits;
2578       Val = Val.ashr(Val.getBitWidth()-FromBits);
2579       return getConstant(Val, VT);
2580     }
2581     break;
2582   }
2583   case ISD::EXTRACT_VECTOR_ELT:
2584     // EXTRACT_VECTOR_ELT of an UNDEF is an UNDEF.
2585     if (N1.getOpcode() == ISD::UNDEF)
2586       return getNode(ISD::UNDEF, DL, VT);
2587       
2588     // EXTRACT_VECTOR_ELT of CONCAT_VECTORS is often formed while lowering is
2589     // expanding copies of large vectors from registers.
2590     if (N2C &&
2591         N1.getOpcode() == ISD::CONCAT_VECTORS &&
2592         N1.getNumOperands() > 0) {
2593       unsigned Factor =
2594         N1.getOperand(0).getValueType().getVectorNumElements();
2595       return getNode(ISD::EXTRACT_VECTOR_ELT, DL, VT,
2596                      N1.getOperand(N2C->getZExtValue() / Factor),
2597                      getConstant(N2C->getZExtValue() % Factor,
2598                                  N2.getValueType()));
2599     }
2600
2601     // EXTRACT_VECTOR_ELT of BUILD_VECTOR is often formed while lowering is
2602     // expanding large vector constants.
2603     if (N2C && N1.getOpcode() == ISD::BUILD_VECTOR)
2604       return N1.getOperand(N2C->getZExtValue());
2605       
2606     // EXTRACT_VECTOR_ELT of INSERT_VECTOR_ELT is often formed when vector
2607     // operations are lowered to scalars.
2608     if (N1.getOpcode() == ISD::INSERT_VECTOR_ELT) {
2609       // If the indices are the same, return the inserted element.
2610       if (N1.getOperand(2) == N2)
2611         return N1.getOperand(1);
2612       // If the indices are known different, extract the element from
2613       // the original vector.
2614       else if (isa<ConstantSDNode>(N1.getOperand(2)) &&
2615                isa<ConstantSDNode>(N2))
2616         return getNode(ISD::EXTRACT_VECTOR_ELT, DL, VT, N1.getOperand(0), N2);
2617     }
2618     break;
2619   case ISD::EXTRACT_ELEMENT:
2620     assert(N2C && (unsigned)N2C->getZExtValue() < 2 && "Bad EXTRACT_ELEMENT!");
2621     assert(!N1.getValueType().isVector() && !VT.isVector() &&
2622            (N1.getValueType().isInteger() == VT.isInteger()) &&
2623            "Wrong types for EXTRACT_ELEMENT!");
2624
2625     // EXTRACT_ELEMENT of BUILD_PAIR is often formed while legalize is expanding
2626     // 64-bit integers into 32-bit parts.  Instead of building the extract of
2627     // the BUILD_PAIR, only to have legalize rip it apart, just do it now. 
2628     if (N1.getOpcode() == ISD::BUILD_PAIR)
2629       return N1.getOperand(N2C->getZExtValue());
2630
2631     // EXTRACT_ELEMENT of a constant int is also very common.
2632     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(N1)) {
2633       unsigned ElementSize = VT.getSizeInBits();
2634       unsigned Shift = ElementSize * N2C->getZExtValue();
2635       APInt ShiftedVal = C->getAPIntValue().lshr(Shift);
2636       return getConstant(ShiftedVal.trunc(ElementSize), VT);
2637     }
2638     break;
2639   case ISD::EXTRACT_SUBVECTOR:
2640     if (N1.getValueType() == VT) // Trivial extraction.
2641       return N1;
2642     break;
2643   }
2644
2645   if (N1C) {
2646     if (N2C) {
2647       SDValue SV = FoldConstantArithmetic(Opcode, VT, N1C, N2C);
2648       if (SV.getNode()) return SV;
2649     } else {      // Cannonicalize constant to RHS if commutative
2650       if (isCommutativeBinOp(Opcode)) {
2651         std::swap(N1C, N2C);
2652         std::swap(N1, N2);
2653       }
2654     }
2655   }
2656
2657   // Constant fold FP operations.
2658   ConstantFPSDNode *N1CFP = dyn_cast<ConstantFPSDNode>(N1.getNode());
2659   ConstantFPSDNode *N2CFP = dyn_cast<ConstantFPSDNode>(N2.getNode());
2660   if (N1CFP) {
2661     if (!N2CFP && isCommutativeBinOp(Opcode)) {
2662       // Cannonicalize constant to RHS if commutative
2663       std::swap(N1CFP, N2CFP);
2664       std::swap(N1, N2);
2665     } else if (N2CFP && VT != MVT::ppcf128) {
2666       APFloat V1 = N1CFP->getValueAPF(), V2 = N2CFP->getValueAPF();
2667       APFloat::opStatus s;
2668       switch (Opcode) {
2669       case ISD::FADD: 
2670         s = V1.add(V2, APFloat::rmNearestTiesToEven);
2671         if (s != APFloat::opInvalidOp)
2672           return getConstantFP(V1, VT);
2673         break;
2674       case ISD::FSUB: 
2675         s = V1.subtract(V2, APFloat::rmNearestTiesToEven);
2676         if (s!=APFloat::opInvalidOp)
2677           return getConstantFP(V1, VT);
2678         break;
2679       case ISD::FMUL:
2680         s = V1.multiply(V2, APFloat::rmNearestTiesToEven);
2681         if (s!=APFloat::opInvalidOp)
2682           return getConstantFP(V1, VT);
2683         break;
2684       case ISD::FDIV:
2685         s = V1.divide(V2, APFloat::rmNearestTiesToEven);
2686         if (s!=APFloat::opInvalidOp && s!=APFloat::opDivByZero)
2687           return getConstantFP(V1, VT);
2688         break;
2689       case ISD::FREM :
2690         s = V1.mod(V2, APFloat::rmNearestTiesToEven);
2691         if (s!=APFloat::opInvalidOp && s!=APFloat::opDivByZero)
2692           return getConstantFP(V1, VT);
2693         break;
2694       case ISD::FCOPYSIGN:
2695         V1.copySign(V2);
2696         return getConstantFP(V1, VT);
2697       default: break;
2698       }
2699     }
2700   }
2701   
2702   // Canonicalize an UNDEF to the RHS, even over a constant.
2703   if (N1.getOpcode() == ISD::UNDEF) {
2704     if (isCommutativeBinOp(Opcode)) {
2705       std::swap(N1, N2);
2706     } else {
2707       switch (Opcode) {
2708       case ISD::FP_ROUND_INREG:
2709       case ISD::SIGN_EXTEND_INREG:
2710       case ISD::SUB:
2711       case ISD::FSUB:
2712       case ISD::FDIV:
2713       case ISD::FREM:
2714       case ISD::SRA:
2715         return N1;     // fold op(undef, arg2) -> undef
2716       case ISD::UDIV:
2717       case ISD::SDIV:
2718       case ISD::UREM:
2719       case ISD::SREM:
2720       case ISD::SRL:
2721       case ISD::SHL:
2722         if (!VT.isVector())
2723           return getConstant(0, VT);    // fold op(undef, arg2) -> 0
2724         // For vectors, we can't easily build an all zero vector, just return
2725         // the LHS.
2726         return N2;
2727       }
2728     }
2729   }
2730   
2731   // Fold a bunch of operators when the RHS is undef. 
2732   if (N2.getOpcode() == ISD::UNDEF) {
2733     switch (Opcode) {
2734     case ISD::XOR:
2735       if (N1.getOpcode() == ISD::UNDEF)
2736         // Handle undef ^ undef -> 0 special case. This is a common
2737         // idiom (misuse).
2738         return getConstant(0, VT);
2739       // fallthrough
2740     case ISD::ADD:
2741     case ISD::ADDC:
2742     case ISD::ADDE:
2743     case ISD::SUB:
2744     case ISD::FADD:
2745     case ISD::FSUB:
2746     case ISD::FMUL:
2747     case ISD::FDIV:
2748     case ISD::FREM:
2749     case ISD::UDIV:
2750     case ISD::SDIV:
2751     case ISD::UREM:
2752     case ISD::SREM:
2753       return N2;       // fold op(arg1, undef) -> undef
2754     case ISD::MUL: 
2755     case ISD::AND:
2756     case ISD::SRL:
2757     case ISD::SHL:
2758       if (!VT.isVector())
2759         return getConstant(0, VT);  // fold op(arg1, undef) -> 0
2760       // For vectors, we can't easily build an all zero vector, just return
2761       // the LHS.
2762       return N1;
2763     case ISD::OR:
2764       if (!VT.isVector())
2765         return getConstant(APInt::getAllOnesValue(VT.getSizeInBits()), VT);
2766       // For vectors, we can't easily build an all one vector, just return
2767       // the LHS.
2768       return N1;
2769     case ISD::SRA:
2770       return N1;
2771     }
2772   }
2773
2774   // Memoize this node if possible.
2775   SDNode *N;
2776   SDVTList VTs = getVTList(VT);
2777   if (VT != MVT::Flag) {
2778     SDValue Ops[] = { N1, N2 };
2779     FoldingSetNodeID ID;
2780     AddNodeIDNode(ID, Opcode, VTs, Ops, 2);
2781     void *IP = 0;
2782     if (SDNode *E = CSEMap.FindNodeOrInsertPos(ID, IP))
2783       return SDValue(E, 0);
2784     N = NodeAllocator.Allocate<BinarySDNode>();
2785     new (N) BinarySDNode(Opcode, DL, VTs, N1, N2);
2786     CSEMap.InsertNode(N, IP);
2787   } else {
2788     N = NodeAllocator.Allocate<BinarySDNode>();
2789     new (N) BinarySDNode(Opcode, DL, VTs, N1, N2);
2790   }
2791
2792   AllNodes.push_back(N);
2793 #ifndef NDEBUG
2794   VerifyNode(N);
2795 #endif
2796   return SDValue(N, 0);
2797 }
2798
2799 SDValue SelectionDAG::getNode(unsigned Opcode, MVT VT,
2800                               SDValue N1, SDValue N2, SDValue N3) {
2801   return getNode(Opcode, DebugLoc::getUnknownLoc(), VT, N1, N2, N3);
2802 }
2803
2804 SDValue SelectionDAG::getNode(unsigned Opcode, DebugLoc DL, MVT VT,
2805                               SDValue N1, SDValue N2, SDValue N3) {
2806   // Perform various simplifications.
2807   ConstantSDNode *N1C = dyn_cast<ConstantSDNode>(N1.getNode());
2808   ConstantSDNode *N2C = dyn_cast<ConstantSDNode>(N2.getNode());
2809   switch (Opcode) {
2810   case ISD::CONCAT_VECTORS:
2811     // A CONCAT_VECTOR with all operands BUILD_VECTOR can be simplified to
2812     // one big BUILD_VECTOR.
2813     if (N1.getOpcode() == ISD::BUILD_VECTOR &&
2814         N2.getOpcode() == ISD::BUILD_VECTOR &&
2815         N3.getOpcode() == ISD::BUILD_VECTOR) {
2816       SmallVector<SDValue, 16> Elts(N1.getNode()->op_begin(), N1.getNode()->op_end());
2817       Elts.insert(Elts.end(), N2.getNode()->op_begin(), N2.getNode()->op_end());
2818       Elts.insert(Elts.end(), N3.getNode()->op_begin(), N3.getNode()->op_end());
2819       return getNode(ISD::BUILD_VECTOR, DL, VT, &Elts[0], Elts.size());
2820     }
2821     break;
2822   case ISD::SETCC: {
2823     // Use FoldSetCC to simplify SETCC's.
2824     SDValue Simp = FoldSetCC(VT, N1, N2, cast<CondCodeSDNode>(N3)->get(), DL);
2825     if (Simp.getNode()) return Simp;
2826     break;
2827   }
2828   case ISD::SELECT:
2829     if (N1C) {
2830      if (N1C->getZExtValue())
2831         return N2;             // select true, X, Y -> X
2832       else
2833         return N3;             // select false, X, Y -> Y
2834     }
2835
2836     if (N2 == N3) return N2;   // select C, X, X -> X
2837     break;
2838   case ISD::BRCOND:
2839     if (N2C) {
2840       if (N2C->getZExtValue()) // Unconditional branch
2841         return getNode(ISD::BR, DL, MVT::Other, N1, N3);
2842       else
2843         return N1;         // Never-taken branch
2844     }
2845     break;
2846   case ISD::VECTOR_SHUFFLE:
2847     assert(N1.getValueType() == N2.getValueType() &&
2848            N1.getValueType().isVector() &&
2849            VT.isVector() && N3.getValueType().isVector() &&
2850            N3.getOpcode() == ISD::BUILD_VECTOR &&
2851            VT.getVectorNumElements() == N3.getNumOperands() &&
2852            "Illegal VECTOR_SHUFFLE node!");
2853     break;
2854   case ISD::BIT_CONVERT:
2855     // Fold bit_convert nodes from a type to themselves.
2856     if (N1.getValueType() == VT)
2857       return N1;
2858     break;
2859   }
2860
2861   // Memoize node if it doesn't produce a flag.
2862   SDNode *N;
2863   SDVTList VTs = getVTList(VT);
2864   if (VT != MVT::Flag) {
2865     SDValue Ops[] = { N1, N2, N3 };
2866     FoldingSetNodeID ID;
2867     AddNodeIDNode(ID, Opcode, VTs, Ops, 3);
2868     void *IP = 0;
2869     if (SDNode *E = CSEMap.FindNodeOrInsertPos(ID, IP))
2870       return SDValue(E, 0);
2871     N = NodeAllocator.Allocate<TernarySDNode>();
2872     new (N) TernarySDNode(Opcode, DL, VTs, N1, N2, N3);
2873     CSEMap.InsertNode(N, IP);
2874   } else {
2875     N = NodeAllocator.Allocate<TernarySDNode>();
2876     new (N) TernarySDNode(Opcode, DL, VTs, N1, N2, N3);
2877   }
2878   AllNodes.push_back(N);
2879 #ifndef NDEBUG
2880   VerifyNode(N);
2881 #endif
2882   return SDValue(N, 0);
2883 }
2884
2885 SDValue SelectionDAG::getNode(unsigned Opcode, MVT VT,
2886                               SDValue N1, SDValue N2, SDValue N3,
2887                               SDValue N4) {
2888   return getNode(Opcode, DebugLoc::getUnknownLoc(), VT, N1, N2, N3, N4);
2889 }
2890
2891 SDValue SelectionDAG::getNode(unsigned Opcode, DebugLoc DL, MVT VT,
2892                               SDValue N1, SDValue N2, SDValue N3,
2893                               SDValue N4) {
2894   SDValue Ops[] = { N1, N2, N3, N4 };
2895   return getNode(Opcode, DL, VT, Ops, 4);
2896 }
2897
2898 SDValue SelectionDAG::getNode(unsigned Opcode, MVT VT,
2899                               SDValue N1, SDValue N2, SDValue N3,
2900                               SDValue N4, SDValue N5) {
2901   return getNode(Opcode, DebugLoc::getUnknownLoc(), VT, N1, N2, N3, N4, N5);
2902 }
2903
2904 SDValue SelectionDAG::getNode(unsigned Opcode, DebugLoc DL, MVT VT,
2905                               SDValue N1, SDValue N2, SDValue N3,
2906                               SDValue N4, SDValue N5) {
2907   SDValue Ops[] = { N1, N2, N3, N4, N5 };
2908   return getNode(Opcode, DL, VT, Ops, 5);
2909 }
2910
2911 /// getMemsetValue - Vectorized representation of the memset value
2912 /// operand.
2913 static SDValue getMemsetValue(SDValue Value, MVT VT, SelectionDAG &DAG,
2914                               DebugLoc dl) {
2915   unsigned NumBits = VT.isVector() ?
2916     VT.getVectorElementType().getSizeInBits() : VT.getSizeInBits();
2917   if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Value)) {
2918     APInt Val = APInt(NumBits, C->getZExtValue() & 255);
2919     unsigned Shift = 8;
2920     for (unsigned i = NumBits; i > 8; i >>= 1) {
2921       Val = (Val << Shift) | Val;
2922       Shift <<= 1;
2923     }
2924     if (VT.isInteger())
2925       return DAG.getConstant(Val, VT);
2926     return DAG.getConstantFP(APFloat(Val), VT);
2927   }
2928
2929   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
2930   Value = DAG.getNode(ISD::ZERO_EXTEND, dl, VT, Value);
2931   unsigned Shift = 8;
2932   for (unsigned i = NumBits; i > 8; i >>= 1) {
2933     Value = DAG.getNode(ISD::OR, dl, VT,
2934                         DAG.getNode(ISD::SHL, dl, VT, Value,
2935                                     DAG.getConstant(Shift,
2936                                                     TLI.getShiftAmountTy())),
2937                         Value);
2938     Shift <<= 1;
2939   }
2940
2941   return Value;
2942 }
2943
2944 /// getMemsetStringVal - Similar to getMemsetValue. Except this is only
2945 /// used when a memcpy is turned into a memset when the source is a constant
2946 /// string ptr.
2947 static SDValue getMemsetStringVal(MVT VT, DebugLoc dl, SelectionDAG &DAG,
2948                                     const TargetLowering &TLI,
2949                                     std::string &Str, unsigned Offset) {
2950   // Handle vector with all elements zero.
2951   if (Str.empty()) {
2952     if (VT.isInteger())
2953       return DAG.getConstant(0, VT);
2954     unsigned NumElts = VT.getVectorNumElements();
2955     MVT EltVT = (VT.getVectorElementType() == MVT::f32) ? MVT::i32 : MVT::i64;
2956     return DAG.getNode(ISD::BIT_CONVERT, dl, VT,
2957                        DAG.getConstant(0, MVT::getVectorVT(EltVT, NumElts)));
2958   }
2959
2960   assert(!VT.isVector() && "Can't handle vector type here!");
2961   unsigned NumBits = VT.getSizeInBits();
2962   unsigned MSB = NumBits / 8;
2963   uint64_t Val = 0;
2964   if (TLI.isLittleEndian())
2965     Offset = Offset + MSB - 1;
2966   for (unsigned i = 0; i != MSB; ++i) {
2967     Val = (Val << 8) | (unsigned char)Str[Offset];
2968     Offset += TLI.isLittleEndian() ? -1 : 1;
2969   }
2970   return DAG.getConstant(Val, VT);
2971 }
2972
2973 /// getMemBasePlusOffset - Returns base and offset node for the 
2974 ///
2975 static SDValue getMemBasePlusOffset(SDValue Base, unsigned Offset,
2976                                       SelectionDAG &DAG) {
2977   MVT VT = Base.getValueType();
2978   return DAG.getNode(ISD::ADD, Base.getNode()->getDebugLoc(),
2979                      VT, Base, DAG.getConstant(Offset, VT));
2980 }
2981
2982 /// isMemSrcFromString - Returns true if memcpy source is a string constant.
2983 ///
2984 static bool isMemSrcFromString(SDValue Src, std::string &Str) {
2985   unsigned SrcDelta = 0;
2986   GlobalAddressSDNode *G = NULL;
2987   if (Src.getOpcode() == ISD::GlobalAddress)
2988     G = cast<GlobalAddressSDNode>(Src);
2989   else if (Src.getOpcode() == ISD::ADD &&
2990            Src.getOperand(0).getOpcode() == ISD::GlobalAddress &&
2991            Src.getOperand(1).getOpcode() == ISD::Constant) {
2992     G = cast<GlobalAddressSDNode>(Src.getOperand(0));
2993     SrcDelta = cast<ConstantSDNode>(Src.getOperand(1))->getZExtValue();
2994   }
2995   if (!G)
2996     return false;
2997
2998   GlobalVariable *GV = dyn_cast<GlobalVariable>(G->getGlobal());
2999   if (GV && GetConstantStringInfo(GV, Str, SrcDelta, false))
3000     return true;
3001
3002   return false;
3003 }
3004
3005 /// MeetsMaxMemopRequirement - Determines if the number of memory ops required
3006 /// to replace the memset / memcpy is below the threshold. It also returns the
3007 /// types of the sequence of memory ops to perform memset / memcpy.
3008 static
3009 bool MeetsMaxMemopRequirement(std::vector<MVT> &MemOps,
3010                               SDValue Dst, SDValue Src,
3011                               unsigned Limit, uint64_t Size, unsigned &Align,
3012                               std::string &Str, bool &isSrcStr,
3013                               SelectionDAG &DAG,
3014                               const TargetLowering &TLI) {
3015   isSrcStr = isMemSrcFromString(Src, Str);
3016   bool isSrcConst = isa<ConstantSDNode>(Src);
3017   bool AllowUnalign = TLI.allowsUnalignedMemoryAccesses();
3018   MVT VT = TLI.getOptimalMemOpType(Size, Align, isSrcConst, isSrcStr);
3019   if (VT != MVT::iAny) {
3020     unsigned NewAlign = (unsigned)
3021       TLI.getTargetData()->getABITypeAlignment(VT.getTypeForMVT());
3022     // If source is a string constant, this will require an unaligned load.
3023     if (NewAlign > Align && (isSrcConst || AllowUnalign)) {
3024       if (Dst.getOpcode() != ISD::FrameIndex) {
3025         // Can't change destination alignment. It requires a unaligned store.
3026         if (AllowUnalign)
3027           VT = MVT::iAny;
3028       } else {
3029         int FI = cast<FrameIndexSDNode>(Dst)->getIndex();
3030         MachineFrameInfo *MFI = DAG.getMachineFunction().getFrameInfo();
3031         if (MFI->isFixedObjectIndex(FI)) {
3032           // Can't change destination alignment. It requires a unaligned store.
3033           if (AllowUnalign)
3034             VT = MVT::iAny;
3035         } else {
3036           // Give the stack frame object a larger alignment if needed.
3037           if (MFI->getObjectAlignment(FI) < NewAlign)
3038             MFI->setObjectAlignment(FI, NewAlign);
3039           Align = NewAlign;
3040         }
3041       }
3042     }
3043   }
3044
3045   if (VT == MVT::iAny) {
3046     if (AllowUnalign) {
3047       VT = MVT::i64;
3048     } else {
3049       switch (Align & 7) {
3050       case 0:  VT = MVT::i64; break;
3051       case 4:  VT = MVT::i32; break;
3052       case 2:  VT = MVT::i16; break;
3053       default: VT = MVT::i8;  break;
3054       }
3055     }
3056
3057     MVT LVT = MVT::i64;
3058     while (!TLI.isTypeLegal(LVT))
3059       LVT = (MVT::SimpleValueType)(LVT.getSimpleVT() - 1);
3060     assert(LVT.isInteger());
3061
3062     if (VT.bitsGT(LVT))
3063       VT = LVT;
3064   }
3065
3066   unsigned NumMemOps = 0;
3067   while (Size != 0) {
3068     unsigned VTSize = VT.getSizeInBits() / 8;
3069     while (VTSize > Size) {
3070       // For now, only use non-vector load / store's for the left-over pieces.
3071       if (VT.isVector()) {
3072         VT = MVT::i64;
3073         while (!TLI.isTypeLegal(VT))
3074           VT = (MVT::SimpleValueType)(VT.getSimpleVT() - 1);
3075         VTSize = VT.getSizeInBits() / 8;
3076       } else {
3077         VT = (MVT::SimpleValueType)(VT.getSimpleVT() - 1);
3078         VTSize >>= 1;
3079       }
3080     }
3081
3082     if (++NumMemOps > Limit)
3083       return false;
3084     MemOps.push_back(VT);
3085     Size -= VTSize;
3086   }
3087
3088   return true;
3089 }
3090
3091 static SDValue getMemcpyLoadsAndStores(SelectionDAG &DAG, DebugLoc dl,
3092                                          SDValue Chain, SDValue Dst,
3093                                          SDValue Src, uint64_t Size,
3094                                          unsigned Align, bool AlwaysInline,
3095                                          const Value *DstSV, uint64_t DstSVOff,
3096                                          const Value *SrcSV, uint64_t SrcSVOff){
3097   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
3098
3099   // Expand memcpy to a series of load and store ops if the size operand falls
3100   // below a certain threshold.
3101   std::vector<MVT> MemOps;
3102   uint64_t Limit = -1ULL;
3103   if (!AlwaysInline)
3104     Limit = TLI.getMaxStoresPerMemcpy();
3105   unsigned DstAlign = Align;  // Destination alignment can change.
3106   std::string Str;
3107   bool CopyFromStr;
3108   if (!MeetsMaxMemopRequirement(MemOps, Dst, Src, Limit, Size, DstAlign,
3109                                 Str, CopyFromStr, DAG, TLI))
3110     return SDValue();
3111
3112
3113   bool isZeroStr = CopyFromStr && Str.empty();
3114   SmallVector<SDValue, 8> OutChains;
3115   unsigned NumMemOps = MemOps.size();
3116   uint64_t SrcOff = 0, DstOff = 0;
3117   for (unsigned i = 0; i < NumMemOps; i++) {
3118     MVT VT = MemOps[i];
3119     unsigned VTSize = VT.getSizeInBits() / 8;
3120     SDValue Value, Store;
3121
3122     if (CopyFromStr && (isZeroStr || !VT.isVector())) {
3123       // It's unlikely a store of a vector immediate can be done in a single
3124       // instruction. It would require a load from a constantpool first.
3125       // We also handle store a vector with all zero's.
3126       // FIXME: Handle other cases where store of vector immediate is done in
3127       // a single instruction.
3128       Value = getMemsetStringVal(VT, dl, DAG, TLI, Str, SrcOff);
3129       Store = DAG.getStore(Chain, dl, Value,
3130                            getMemBasePlusOffset(Dst, DstOff, DAG),
3131                            DstSV, DstSVOff + DstOff, false, DstAlign);
3132     } else {
3133       Value = DAG.getLoad(VT, dl, Chain,
3134                           getMemBasePlusOffset(Src, SrcOff, DAG),
3135                           SrcSV, SrcSVOff + SrcOff, false, Align);
3136       Store = DAG.getStore(Chain, dl, Value,
3137                            getMemBasePlusOffset(Dst, DstOff, DAG),
3138                            DstSV, DstSVOff + DstOff, false, DstAlign);
3139     }
3140     OutChains.push_back(Store);
3141     SrcOff += VTSize;
3142     DstOff += VTSize;
3143   }
3144
3145   return DAG.getNode(ISD::TokenFactor, dl, MVT::Other,
3146                      &OutChains[0], OutChains.size());
3147 }
3148
3149 static SDValue getMemmoveLoadsAndStores(SelectionDAG &DAG, DebugLoc dl,
3150                                           SDValue Chain, SDValue Dst,
3151                                           SDValue Src, uint64_t Size,
3152                                           unsigned Align, bool AlwaysInline,
3153                                           const Value *DstSV, uint64_t DstSVOff,
3154                                           const Value *SrcSV, uint64_t SrcSVOff){
3155   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
3156
3157   // Expand memmove to a series of load and store ops if the size operand falls
3158   // below a certain threshold.
3159   std::vector<MVT> MemOps;
3160   uint64_t Limit = -1ULL;
3161   if (!AlwaysInline)
3162     Limit = TLI.getMaxStoresPerMemmove();
3163   unsigned DstAlign = Align;  // Destination alignment can change.
3164   std::string Str;
3165   bool CopyFromStr;
3166   if (!MeetsMaxMemopRequirement(MemOps, Dst, Src, Limit, Size, DstAlign,
3167                                 Str, CopyFromStr, DAG, TLI))
3168     return SDValue();
3169
3170   uint64_t SrcOff = 0, DstOff = 0;
3171
3172   SmallVector<SDValue, 8> LoadValues;
3173   SmallVector<SDValue, 8> LoadChains;
3174   SmallVector<SDValue, 8> OutChains;
3175   unsigned NumMemOps = MemOps.size();
3176   for (unsigned i = 0; i < NumMemOps; i++) {
3177     MVT VT = MemOps[i];
3178     unsigned VTSize = VT.getSizeInBits() / 8;
3179     SDValue Value, Store;
3180
3181     Value = DAG.getLoad(VT, dl, Chain,
3182                         getMemBasePlusOffset(Src, SrcOff, DAG),
3183                         SrcSV, SrcSVOff + SrcOff, false, Align);
3184     LoadValues.push_back(Value);
3185     LoadChains.push_back(Value.getValue(1));
3186     SrcOff += VTSize;
3187   }
3188   Chain = DAG.getNode(ISD::TokenFactor, dl, MVT::Other,
3189                       &LoadChains[0], LoadChains.size());
3190   OutChains.clear();
3191   for (unsigned i = 0; i < NumMemOps; i++) {
3192     MVT VT = MemOps[i];
3193     unsigned VTSize = VT.getSizeInBits() / 8;
3194     SDValue Value, Store;
3195
3196     Store = DAG.getStore(Chain, dl, LoadValues[i],
3197                          getMemBasePlusOffset(Dst, DstOff, DAG),
3198                          DstSV, DstSVOff + DstOff, false, DstAlign);
3199     OutChains.push_back(Store);
3200     DstOff += VTSize;
3201   }
3202
3203   return DAG.getNode(ISD::TokenFactor, dl, MVT::Other,
3204                      &OutChains[0], OutChains.size());
3205 }
3206
3207 static SDValue getMemsetStores(SelectionDAG &DAG, DebugLoc dl,
3208                                  SDValue Chain, SDValue Dst,
3209                                  SDValue Src, uint64_t Size,
3210                                  unsigned Align,
3211                                  const Value *DstSV, uint64_t DstSVOff) {
3212   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
3213
3214   // Expand memset to a series of load/store ops if the size operand
3215   // falls below a certain threshold.
3216   std::vector<MVT> MemOps;
3217   std::string Str;
3218   bool CopyFromStr;
3219   if (!MeetsMaxMemopRequirement(MemOps, Dst, Src, TLI.getMaxStoresPerMemset(),
3220                                 Size, Align, Str, CopyFromStr, DAG, TLI))
3221     return SDValue();
3222
3223   SmallVector<SDValue, 8> OutChains;
3224   uint64_t DstOff = 0;
3225
3226   unsigned NumMemOps = MemOps.size();
3227   for (unsigned i = 0; i < NumMemOps; i++) {
3228     MVT VT = MemOps[i];
3229     unsigned VTSize = VT.getSizeInBits() / 8;
3230     SDValue Value = getMemsetValue(Src, VT, DAG, dl);
3231     SDValue Store = DAG.getStore(Chain, dl, Value,
3232                                  getMemBasePlusOffset(Dst, DstOff, DAG),
3233                                  DstSV, DstSVOff + DstOff);
3234     OutChains.push_back(Store);
3235     DstOff += VTSize;
3236   }
3237
3238   return DAG.getNode(ISD::TokenFactor, dl, MVT::Other,
3239                      &OutChains[0], OutChains.size());
3240 }
3241
3242 SDValue SelectionDAG::getMemcpy(SDValue Chain, DebugLoc dl, SDValue Dst,
3243                                 SDValue Src, SDValue Size,
3244                                 unsigned Align, bool AlwaysInline,
3245                                 const Value *DstSV, uint64_t DstSVOff,
3246                                 const Value *SrcSV, uint64_t SrcSVOff) {
3247
3248   // Check to see if we should lower the memcpy to loads and stores first.
3249   // For cases within the target-specified limits, this is the best choice.
3250   ConstantSDNode *ConstantSize = dyn_cast<ConstantSDNode>(Size);
3251   if (ConstantSize) {
3252     // Memcpy with size zero? Just return the original chain.
3253     if (ConstantSize->isNullValue())
3254       return Chain;
3255
3256     SDValue Result =
3257       getMemcpyLoadsAndStores(*this, dl, Chain, Dst, Src,
3258                               ConstantSize->getZExtValue(),
3259                               Align, false, DstSV, DstSVOff, SrcSV, SrcSVOff);
3260     if (Result.getNode())
3261       return Result;
3262   }
3263
3264   // Then check to see if we should lower the memcpy with target-specific
3265   // code. If the target chooses to do this, this is the next best.
3266   SDValue Result =
3267     TLI.EmitTargetCodeForMemcpy(*this, dl, Chain, Dst, Src, Size, Align,
3268                                 AlwaysInline,
3269                                 DstSV, DstSVOff, SrcSV, SrcSVOff);
3270   if (Result.getNode())
3271     return Result;
3272
3273   // If we really need inline code and the target declined to provide it,
3274   // use a (potentially long) sequence of loads and stores.
3275   if (AlwaysInline) {
3276     assert(ConstantSize && "AlwaysInline requires a constant size!");
3277     return getMemcpyLoadsAndStores(*this, dl, Chain, Dst, Src,
3278                                    ConstantSize->getZExtValue(), Align, true,
3279                                    DstSV, DstSVOff, SrcSV, SrcSVOff);
3280   }
3281
3282   // Emit a library call.
3283   TargetLowering::ArgListTy Args;
3284   TargetLowering::ArgListEntry Entry;
3285   Entry.Ty = TLI.getTargetData()->getIntPtrType();
3286   Entry.Node = Dst; Args.push_back(Entry);
3287   Entry.Node = Src; Args.push_back(Entry);
3288   Entry.Node = Size; Args.push_back(Entry);
3289   // FIXME: pass in DebugLoc
3290   std::pair<SDValue,SDValue> CallResult =
3291     TLI.LowerCallTo(Chain, Type::VoidTy,
3292                     false, false, false, false, CallingConv::C, false,
3293                     getExternalSymbol("memcpy", TLI.getPointerTy()),
3294                     Args, *this, dl);
3295   return CallResult.second;
3296 }
3297
3298 SDValue SelectionDAG::getMemmove(SDValue Chain, DebugLoc dl, SDValue Dst,
3299                                  SDValue Src, SDValue Size,
3300                                  unsigned Align,
3301                                  const Value *DstSV, uint64_t DstSVOff,
3302                                  const Value *SrcSV, uint64_t SrcSVOff) {
3303
3304   // Check to see if we should lower the memmove to loads and stores first.
3305   // For cases within the target-specified limits, this is the best choice.
3306   ConstantSDNode *ConstantSize = dyn_cast<ConstantSDNode>(Size);
3307   if (ConstantSize) {
3308     // Memmove with size zero? Just return the original chain.
3309     if (ConstantSize->isNullValue())
3310       return Chain;
3311
3312     SDValue Result =
3313       getMemmoveLoadsAndStores(*this, dl, Chain, Dst, Src,
3314                                ConstantSize->getZExtValue(),
3315                                Align, false, DstSV, DstSVOff, SrcSV, SrcSVOff);
3316     if (Result.getNode())
3317       return Result;
3318   }
3319
3320   // Then check to see if we should lower the memmove with target-specific
3321   // code. If the target chooses to do this, this is the next best.
3322   SDValue Result =
3323     TLI.EmitTargetCodeForMemmove(*this, dl, Chain, Dst, Src, Size, Align,
3324                                  DstSV, DstSVOff, SrcSV, SrcSVOff);
3325   if (Result.getNode())
3326     return Result;
3327
3328   // Emit a library call.
3329   TargetLowering::ArgListTy Args;
3330   TargetLowering::ArgListEntry Entry;
3331   Entry.Ty = TLI.getTargetData()->getIntPtrType();
3332   Entry.Node = Dst; Args.push_back(Entry);
3333   Entry.Node = Src; Args.push_back(Entry);
3334   Entry.Node = Size; Args.push_back(Entry);
3335   // FIXME:  pass in DebugLoc
3336   std::pair<SDValue,SDValue> CallResult =
3337     TLI.LowerCallTo(Chain, Type::VoidTy,
3338                     false, false, false, false, CallingConv::C, false,
3339                     getExternalSymbol("memmove", TLI.getPointerTy()),
3340                     Args, *this, dl);
3341   return CallResult.second;
3342 }
3343
3344 SDValue SelectionDAG::getMemset(SDValue Chain, DebugLoc dl, SDValue Dst,
3345                                 SDValue Src, SDValue Size,
3346                                 unsigned Align,
3347                                 const Value *DstSV, uint64_t DstSVOff) {
3348
3349   // Check to see if we should lower the memset to stores first.
3350   // For cases within the target-specified limits, this is the best choice.
3351   ConstantSDNode *ConstantSize = dyn_cast<ConstantSDNode>(Size);
3352   if (ConstantSize) {
3353     // Memset with size zero? Just return the original chain.
3354     if (ConstantSize->isNullValue())
3355       return Chain;
3356
3357     SDValue Result =
3358       getMemsetStores(*this, dl, Chain, Dst, Src, ConstantSize->getZExtValue(),
3359                       Align, DstSV, DstSVOff);
3360     if (Result.getNode())
3361       return Result;
3362   }
3363
3364   // Then check to see if we should lower the memset with target-specific
3365   // code. If the target chooses to do this, this is the next best.
3366   SDValue Result =
3367     TLI.EmitTargetCodeForMemset(*this, dl, Chain, Dst, Src, Size, Align,
3368                                 DstSV, DstSVOff);
3369   if (Result.getNode())
3370     return Result;
3371
3372   // Emit a library call.
3373   const Type *IntPtrTy = TLI.getTargetData()->getIntPtrType();
3374   TargetLowering::ArgListTy Args;
3375   TargetLowering::ArgListEntry Entry;
3376   Entry.Node = Dst; Entry.Ty = IntPtrTy;
3377   Args.push_back(Entry);
3378   // Extend or truncate the argument to be an i32 value for the call.
3379   if (Src.getValueType().bitsGT(MVT::i32))
3380     Src = getNode(ISD::TRUNCATE, dl, MVT::i32, Src);
3381   else
3382     Src = getNode(ISD::ZERO_EXTEND, dl, MVT::i32, Src);
3383   Entry.Node = Src; Entry.Ty = Type::Int32Ty; Entry.isSExt = true;
3384   Args.push_back(Entry);
3385   Entry.Node = Size; Entry.Ty = IntPtrTy; Entry.isSExt = false;
3386   Args.push_back(Entry);
3387   // FIXME: pass in DebugLoc
3388   std::pair<SDValue,SDValue> CallResult =
3389     TLI.LowerCallTo(Chain, Type::VoidTy,
3390                     false, false, false, false, CallingConv::C, false,
3391                     getExternalSymbol("memset", TLI.getPointerTy()),
3392                     Args, *this, dl);
3393   return CallResult.second;
3394 }
3395
3396 SDValue SelectionDAG::getAtomic(unsigned Opcode, DebugLoc dl, MVT MemVT,
3397                                 SDValue Chain,
3398                                 SDValue Ptr, SDValue Cmp, 
3399                                 SDValue Swp, const Value* PtrVal,
3400                                 unsigned Alignment) {
3401   assert(Opcode == ISD::ATOMIC_CMP_SWAP && "Invalid Atomic Op");
3402   assert(Cmp.getValueType() == Swp.getValueType() && "Invalid Atomic Op Types");
3403
3404   MVT VT = Cmp.getValueType();
3405
3406   if (Alignment == 0)  // Ensure that codegen never sees alignment 0
3407     Alignment = getMVTAlignment(MemVT);
3408
3409   SDVTList VTs = getVTList(VT, MVT::Other);
3410   FoldingSetNodeID ID;
3411   ID.AddInteger(MemVT.getRawBits());
3412   SDValue Ops[] = {Chain, Ptr, Cmp, Swp};
3413   AddNodeIDNode(ID, Opcode, VTs, Ops, 4);
3414   void* IP = 0;
3415   if (SDNode *E = CSEMap.FindNodeOrInsertPos(ID, IP))
3416     return SDValue(E, 0);
3417   SDNode* N = NodeAllocator.Allocate<AtomicSDNode>();
3418   new (N) AtomicSDNode(Opcode, dl, VTs, MemVT,
3419                        Chain, Ptr, Cmp, Swp, PtrVal, Alignment);
3420   CSEMap.InsertNode(N, IP);
3421   AllNodes.push_back(N);
3422   return SDValue(N, 0);
3423 }
3424
3425 SDValue SelectionDAG::getAtomic(unsigned Opcode, DebugLoc dl, MVT MemVT,
3426                                 SDValue Chain,
3427                                 SDValue Ptr, SDValue Val, 
3428                                 const Value* PtrVal,
3429                                 unsigned Alignment) {
3430   assert((Opcode == ISD::ATOMIC_LOAD_ADD ||
3431           Opcode == ISD::ATOMIC_LOAD_SUB ||
3432           Opcode == ISD::ATOMIC_LOAD_AND ||
3433           Opcode == ISD::ATOMIC_LOAD_OR ||
3434           Opcode == ISD::ATOMIC_LOAD_XOR ||
3435           Opcode == ISD::ATOMIC_LOAD_NAND ||
3436           Opcode == ISD::ATOMIC_LOAD_MIN || 
3437           Opcode == ISD::ATOMIC_LOAD_MAX ||
3438           Opcode == ISD::ATOMIC_LOAD_UMIN || 
3439           Opcode == ISD::ATOMIC_LOAD_UMAX ||
3440           Opcode == ISD::ATOMIC_SWAP) &&
3441          "Invalid Atomic Op");
3442
3443   MVT VT = Val.getValueType();
3444
3445   if (Alignment == 0)  // Ensure that codegen never sees alignment 0
3446     Alignment = getMVTAlignment(MemVT);
3447
3448   SDVTList VTs = getVTList(VT, MVT::Other);
3449   FoldingSetNodeID ID;
3450   ID.AddInteger(MemVT.getRawBits());
3451   SDValue Ops[] = {Chain, Ptr, Val};
3452   AddNodeIDNode(ID, Opcode, VTs, Ops, 3);
3453   void* IP = 0;
3454   if (SDNode *E = CSEMap.FindNodeOrInsertPos(ID, IP))
3455     return SDValue(E, 0);
3456   SDNode* N = NodeAllocator.Allocate<AtomicSDNode>();
3457   new (N) AtomicSDNode(Opcode, dl, VTs, MemVT,
3458                        Chain, Ptr, Val, PtrVal, Alignment);
3459   CSEMap.InsertNode(N, IP);
3460   AllNodes.push_back(N);
3461   return SDValue(N, 0);
3462 }
3463
3464 /// getMergeValues - Create a MERGE_VALUES node from the given operands.
3465 /// Allowed to return something different (and simpler) if Simplify is true.
3466 SDValue SelectionDAG::getMergeValues(const SDValue *Ops, unsigned NumOps) {
3467   if (NumOps == 1)
3468     return Ops[0];
3469
3470   SmallVector<MVT, 4> VTs;
3471   VTs.reserve(NumOps);
3472   for (unsigned i = 0; i < NumOps; ++i)
3473     VTs.push_back(Ops[i].getValueType());
3474   return getNode(ISD::MERGE_VALUES, getVTList(&VTs[0], NumOps), Ops, NumOps);
3475 }
3476
3477 /// DebugLoc-aware version.
3478 SDValue SelectionDAG::getMergeValues(const SDValue *Ops, unsigned NumOps,
3479                                      DebugLoc dl) {
3480   if (NumOps == 1)
3481     return Ops[0];
3482
3483   SmallVector<MVT, 4> VTs;
3484   VTs.reserve(NumOps);
3485   for (unsigned i = 0; i < NumOps; ++i)
3486     VTs.push_back(Ops[i].getValueType());
3487   return getNode(ISD::MERGE_VALUES, dl, getVTList(&VTs[0], NumOps), 
3488                  Ops, NumOps);
3489 }
3490
3491 SDValue
3492 SelectionDAG::getMemIntrinsicNode(unsigned Opcode, DebugLoc dl,
3493                                   const MVT *VTs, unsigned NumVTs,
3494                                   const SDValue *Ops, unsigned NumOps,
3495                                   MVT MemVT, const Value *srcValue, int SVOff,
3496                                   unsigned Align, bool Vol,
3497                                   bool ReadMem, bool WriteMem) {
3498   return getMemIntrinsicNode(Opcode, dl, makeVTList(VTs, NumVTs), Ops, NumOps,
3499                              MemVT, srcValue, SVOff, Align, Vol,
3500                              ReadMem, WriteMem);
3501 }
3502
3503 SDValue
3504 SelectionDAG::getMemIntrinsicNode(unsigned Opcode, DebugLoc dl, SDVTList VTList,
3505                                   const SDValue *Ops, unsigned NumOps,
3506                                   MVT MemVT, const Value *srcValue, int SVOff,
3507                                   unsigned Align, bool Vol,
3508                                   bool ReadMem, bool WriteMem) {
3509   // Memoize the node unless it returns a flag.
3510   MemIntrinsicSDNode *N;
3511   if (VTList.VTs[VTList.NumVTs-1] != MVT::Flag) {
3512     FoldingSetNodeID ID;
3513     AddNodeIDNode(ID, Opcode, VTList, Ops, NumOps);
3514     void *IP = 0;
3515     if (SDNode *E = CSEMap.FindNodeOrInsertPos(ID, IP))
3516       return SDValue(E, 0);
3517     
3518     N = NodeAllocator.Allocate<MemIntrinsicSDNode>();
3519     new (N) MemIntrinsicSDNode(Opcode, dl, VTList, Ops, NumOps, MemVT,
3520                                srcValue, SVOff, Align, Vol, ReadMem, WriteMem);
3521     CSEMap.InsertNode(N, IP);
3522   } else {
3523     N = NodeAllocator.Allocate<MemIntrinsicSDNode>();
3524     new (N) MemIntrinsicSDNode(Opcode, dl, VTList, Ops, NumOps, MemVT,
3525                                srcValue, SVOff, Align, Vol, ReadMem, WriteMem);
3526   }
3527   AllNodes.push_back(N);
3528   return SDValue(N, 0);
3529 }
3530
3531 SDValue
3532 SelectionDAG::getCall(unsigned CallingConv, DebugLoc dl, bool IsVarArgs,
3533                       bool IsTailCall, bool IsInreg, SDVTList VTs,
3534                       const SDValue *Operands, unsigned NumOperands) {
3535   // Do not include isTailCall in the folding set profile.
3536   FoldingSetNodeID ID;
3537   AddNodeIDNode(ID, ISD::CALL, VTs, Operands, NumOperands);
3538   ID.AddInteger(CallingConv);
3539   ID.AddInteger(IsVarArgs);
3540   void *IP = 0;
3541   if (SDNode *E = CSEMap.FindNodeOrInsertPos(ID, IP)) {
3542     // Instead of including isTailCall in the folding set, we just
3543     // set the flag of the existing node.
3544     if (!IsTailCall)
3545       cast<CallSDNode>(E)->setNotTailCall();
3546     return SDValue(E, 0);
3547   }
3548   SDNode *N = NodeAllocator.Allocate<CallSDNode>();
3549   new (N) CallSDNode(CallingConv, dl, IsVarArgs, IsTailCall, IsInreg,
3550                      VTs, Operands, NumOperands);
3551   CSEMap.InsertNode(N, IP);
3552   AllNodes.push_back(N);
3553   return SDValue(N, 0);
3554 }
3555
3556 SDValue
3557 SelectionDAG::getLoad(ISD::MemIndexedMode AM, DebugLoc dl, 
3558                       ISD::LoadExtType ExtType, MVT VT, SDValue Chain,
3559                       SDValue Ptr, SDValue Offset,
3560                       const Value *SV, int SVOffset, MVT EVT,
3561                       bool isVolatile, unsigned Alignment) {
3562   if (Alignment == 0)  // Ensure that codegen never sees alignment 0
3563     Alignment = getMVTAlignment(VT);
3564
3565   if (VT == EVT) {
3566     ExtType = ISD::NON_EXTLOAD;
3567   } else if (ExtType == ISD::NON_EXTLOAD) {
3568     assert(VT == EVT && "Non-extending load from different memory type!");
3569   } else {
3570     // Extending load.
3571     if (VT.isVector())
3572       assert(EVT.getVectorNumElements() == VT.getVectorNumElements() &&
3573              "Invalid vector extload!");
3574     else
3575       assert(EVT.bitsLT(VT) &&
3576              "Should only be an extending load, not truncating!");
3577     assert((ExtType == ISD::EXTLOAD || VT.isInteger()) &&
3578            "Cannot sign/zero extend a FP/Vector load!");
3579     assert(VT.isInteger() == EVT.isInteger() &&
3580            "Cannot convert from FP to Int or Int -> FP!");
3581   }
3582
3583   bool Indexed = AM != ISD::UNINDEXED;
3584   assert((Indexed || Offset.getOpcode() == ISD::UNDEF) &&
3585          "Unindexed load with an offset!");
3586
3587   SDVTList VTs = Indexed ?
3588     getVTList(VT, Ptr.getValueType(), MVT::Other) : getVTList(VT, MVT::Other);
3589   SDValue Ops[] = { Chain, Ptr, Offset };
3590   FoldingSetNodeID ID;
3591   AddNodeIDNode(ID, ISD::LOAD, VTs, Ops, 3);
3592   ID.AddInteger(EVT.getRawBits());
3593   ID.AddInteger(encodeMemSDNodeFlags(ExtType, AM, isVolatile, Alignment));
3594   void *IP = 0;
3595   if (SDNode *E = CSEMap.FindNodeOrInsertPos(ID, IP))
3596     return SDValue(E, 0);
3597   SDNode *N = NodeAllocator.Allocate<LoadSDNode>();
3598   new (N) LoadSDNode(Ops, dl, VTs, AM, ExtType, EVT, SV, SVOffset,
3599                      Alignment, isVolatile);
3600   CSEMap.InsertNode(N, IP);
3601   AllNodes.push_back(N);
3602   return SDValue(N, 0);
3603 }
3604
3605 SDValue SelectionDAG::getLoad(MVT VT, DebugLoc dl,
3606                               SDValue Chain, SDValue Ptr,
3607                               const Value *SV, int SVOffset,
3608                               bool isVolatile, unsigned Alignment) {
3609   SDValue Undef = getNode(ISD::UNDEF, Ptr.getValueType());
3610   return getLoad(ISD::UNINDEXED, dl, ISD::NON_EXTLOAD, VT, Chain, Ptr, Undef,
3611                  SV, SVOffset, VT, isVolatile, Alignment);
3612 }
3613
3614 SDValue SelectionDAG::getExtLoad(ISD::LoadExtType ExtType, DebugLoc dl, MVT VT,
3615                                  SDValue Chain, SDValue Ptr,
3616                                  const Value *SV,
3617                                  int SVOffset, MVT EVT,
3618                                  bool isVolatile, unsigned Alignment) {
3619   SDValue Undef = getNode(ISD::UNDEF, Ptr.getValueType());
3620   return getLoad(ISD::UNINDEXED, dl, ExtType, VT, Chain, Ptr, Undef,
3621                  SV, SVOffset, EVT, isVolatile, Alignment);
3622 }
3623
3624 SDValue
3625 SelectionDAG::getIndexedLoad(SDValue OrigLoad, DebugLoc dl, SDValue Base,
3626                              SDValue Offset, ISD::MemIndexedMode AM) {
3627   LoadSDNode *LD = cast<LoadSDNode>(OrigLoad);
3628   assert(LD->getOffset().getOpcode() == ISD::UNDEF &&
3629          "Load is already a indexed load!");
3630   return getLoad(AM, dl, LD->getExtensionType(), OrigLoad.getValueType(),
3631                  LD->getChain(), Base, Offset, LD->getSrcValue(),
3632                  LD->getSrcValueOffset(), LD->getMemoryVT(),
3633                  LD->isVolatile(), LD->getAlignment());
3634 }
3635
3636 SDValue SelectionDAG::getStore(SDValue Chain, DebugLoc dl, SDValue Val,
3637                                SDValue Ptr, const Value *SV, int SVOffset,
3638                                bool isVolatile, unsigned Alignment) {
3639   MVT VT = Val.getValueType();
3640
3641   if (Alignment == 0)  // Ensure that codegen never sees alignment 0
3642     Alignment = getMVTAlignment(VT);
3643
3644   SDVTList VTs = getVTList(MVT::Other);
3645   SDValue Undef = getNode(ISD::UNDEF, Ptr.getValueType());
3646   SDValue Ops[] = { Chain, Val, Ptr, Undef };
3647   FoldingSetNodeID ID;
3648   AddNodeIDNode(ID, ISD::STORE, VTs, Ops, 4);
3649   ID.AddInteger(VT.getRawBits());
3650   ID.AddInteger(encodeMemSDNodeFlags(false, ISD::UNINDEXED,
3651                                      isVolatile, Alignment));
3652   void *IP = 0;
3653   if (SDNode *E = CSEMap.FindNodeOrInsertPos(ID, IP))
3654     return SDValue(E, 0);
3655   SDNode *N = NodeAllocator.Allocate<StoreSDNode>();
3656   new (N) StoreSDNode(Ops, dl, VTs, ISD::UNINDEXED, false,
3657                       VT, SV, SVOffset, Alignment, isVolatile);
3658   CSEMap.InsertNode(N, IP);
3659   AllNodes.push_back(N);
3660   return SDValue(N, 0);
3661 }
3662
3663 SDValue SelectionDAG::getTruncStore(SDValue Chain, DebugLoc dl, SDValue Val,
3664                                     SDValue Ptr, const Value *SV,
3665                                     int SVOffset, MVT SVT,
3666                                     bool isVolatile, unsigned Alignment) {
3667   MVT VT = Val.getValueType();
3668
3669   if (VT == SVT)
3670     return getStore(Chain, dl, Val, Ptr, SV, SVOffset, isVolatile, Alignment);
3671
3672   assert(VT.bitsGT(SVT) && "Not a truncation?");
3673   assert(VT.isInteger() == SVT.isInteger() &&
3674          "Can't do FP-INT conversion!");
3675
3676   if (Alignment == 0)  // Ensure that codegen never sees alignment 0
3677     Alignment = getMVTAlignment(VT);
3678
3679   SDVTList VTs = getVTList(MVT::Other);
3680   SDValue Undef = getNode(ISD::UNDEF, Ptr.getValueType());
3681   SDValue Ops[] = { Chain, Val, Ptr, Undef };
3682   FoldingSetNodeID ID;
3683   AddNodeIDNode(ID, ISD::STORE, VTs, Ops, 4);
3684   ID.AddInteger(SVT.getRawBits());
3685   ID.AddInteger(encodeMemSDNodeFlags(true, ISD::UNINDEXED,
3686                                      isVolatile, Alignment));
3687   void *IP = 0;
3688   if (SDNode *E = CSEMap.FindNodeOrInsertPos(ID, IP))
3689     return SDValue(E, 0);
3690   SDNode *N = NodeAllocator.Allocate<StoreSDNode>();
3691   new (N) StoreSDNode(Ops, dl, VTs, ISD::UNINDEXED, true,
3692                       SVT, SV, SVOffset, Alignment, isVolatile);
3693   CSEMap.InsertNode(N, IP);
3694   AllNodes.push_back(N);
3695   return SDValue(N, 0);
3696 }
3697
3698 SDValue
3699 SelectionDAG::getIndexedStore(SDValue OrigStore, DebugLoc dl, SDValue Base,
3700                               SDValue Offset, ISD::MemIndexedMode AM) {
3701   StoreSDNode *ST = cast<StoreSDNode>(OrigStore);
3702   assert(ST->getOffset().getOpcode() == ISD::UNDEF &&
3703          "Store is already a indexed store!");
3704   SDVTList VTs = getVTList(Base.getValueType(), MVT::Other);
3705   SDValue Ops[] = { ST->getChain(), ST->getValue(), Base, Offset };
3706   FoldingSetNodeID ID;
3707   AddNodeIDNode(ID, ISD::STORE, VTs, Ops, 4);
3708   ID.AddInteger(ST->getMemoryVT().getRawBits());
3709   ID.AddInteger(ST->getRawSubclassData());
3710   void *IP = 0;
3711   if (SDNode *E = CSEMap.FindNodeOrInsertPos(ID, IP))
3712     return SDValue(E, 0);
3713   SDNode *N = NodeAllocator.Allocate<StoreSDNode>();
3714   new (N) StoreSDNode(Ops, dl, VTs, AM,
3715                       ST->isTruncatingStore(), ST->getMemoryVT(),
3716                       ST->getSrcValue(), ST->getSrcValueOffset(),
3717                       ST->getAlignment(), ST->isVolatile());
3718   CSEMap.InsertNode(N, IP);
3719   AllNodes.push_back(N);
3720   return SDValue(N, 0);
3721 }
3722
3723 SDValue SelectionDAG::getVAArg(MVT VT, DebugLoc dl,
3724                                SDValue Chain, SDValue Ptr,
3725                                SDValue SV) {
3726   SDValue Ops[] = { Chain, Ptr, SV };
3727   return getNode(ISD::VAARG, dl, getVTList(VT, MVT::Other), Ops, 3);
3728 }
3729
3730 SDValue SelectionDAG::getNode(unsigned Opcode, MVT VT,
3731                               const SDUse *Ops, unsigned NumOps) {
3732   return getNode(Opcode, DebugLoc::getUnknownLoc(), VT, Ops, NumOps);
3733 }
3734
3735 SDValue SelectionDAG::getNode(unsigned Opcode, DebugLoc DL, MVT VT,
3736                               const SDUse *Ops, unsigned NumOps) {
3737   switch (NumOps) {
3738   case 0: return getNode(Opcode, DL, VT);
3739   case 1: return getNode(Opcode, DL, VT, Ops[0]);
3740   case 2: return getNode(Opcode, DL, VT, Ops[0], Ops[1]);
3741   case 3: return getNode(Opcode, DL, VT, Ops[0], Ops[1], Ops[2]);
3742   default: break;
3743   }
3744
3745   // Copy from an SDUse array into an SDValue array for use with
3746   // the regular getNode logic.
3747   SmallVector<SDValue, 8> NewOps(Ops, Ops + NumOps);
3748   return getNode(Opcode, DL, VT, &NewOps[0], NumOps);
3749 }
3750
3751 SDValue SelectionDAG::getNode(unsigned Opcode, MVT VT,
3752                               const SDValue *Ops, unsigned NumOps) {
3753   return getNode(Opcode, DebugLoc::getUnknownLoc(), VT, Ops, NumOps);
3754 }
3755
3756 SDValue SelectionDAG::getNode(unsigned Opcode, DebugLoc DL, MVT VT,
3757                               const SDValue *Ops, unsigned NumOps) {
3758   switch (NumOps) {
3759   case 0: return getNode(Opcode, DL, VT);
3760   case 1: return getNode(Opcode, DL, VT, Ops[0]);
3761   case 2: return getNode(Opcode, DL, VT, Ops[0], Ops[1]);
3762   case 3: return getNode(Opcode, DL, VT, Ops[0], Ops[1], Ops[2]);
3763   default: break;
3764   }
3765   
3766   switch (Opcode) {
3767   default: break;
3768   case ISD::SELECT_CC: {
3769     assert(NumOps == 5 && "SELECT_CC takes 5 operands!");
3770     assert(Ops[0].getValueType() == Ops[1].getValueType() &&
3771            "LHS and RHS of condition must have same type!");
3772     assert(Ops[2].getValueType() == Ops[3].getValueType() &&
3773            "True and False arms of SelectCC must have same type!");
3774     assert(Ops[2].getValueType() == VT &&
3775            "select_cc node must be of same type as true and false value!");
3776     break;
3777   }
3778   case ISD::BR_CC: {
3779     assert(NumOps == 5 && "BR_CC takes 5 operands!");
3780     assert(Ops[2].getValueType() == Ops[3].getValueType() &&
3781            "LHS/RHS of comparison should match types!");
3782     break;
3783   }
3784   }
3785
3786   // Memoize nodes.
3787   SDNode *N;
3788   SDVTList VTs = getVTList(VT);
3789
3790   if (VT != MVT::Flag) {
3791     FoldingSetNodeID ID;
3792     AddNodeIDNode(ID, Opcode, VTs, Ops, NumOps);
3793     void *IP = 0;
3794
3795     if (SDNode *E = CSEMap.FindNodeOrInsertPos(ID, IP))
3796       return SDValue(E, 0);
3797
3798     N = NodeAllocator.Allocate<SDNode>();
3799     new (N) SDNode(Opcode, DL, VTs, Ops, NumOps);
3800     CSEMap.InsertNode(N, IP);
3801   } else {
3802     N = NodeAllocator.Allocate<SDNode>();
3803     new (N) SDNode(Opcode, DL, VTs, Ops, NumOps);
3804   }
3805
3806   AllNodes.push_back(N);
3807 #ifndef NDEBUG
3808   VerifyNode(N);
3809 #endif
3810   return SDValue(N, 0);
3811 }
3812
3813 SDValue SelectionDAG::getNode(unsigned Opcode,
3814                               const std::vector<MVT> &ResultTys,
3815                               const SDValue *Ops, unsigned NumOps) {
3816   return getNode(Opcode, DebugLoc::getUnknownLoc(), ResultTys, Ops, NumOps);
3817 }
3818
3819 SDValue SelectionDAG::getNode(unsigned Opcode, DebugLoc DL,
3820                               const std::vector<MVT> &ResultTys,
3821                               const SDValue *Ops, unsigned NumOps) {
3822   return getNode(Opcode, DL, getNodeValueTypes(ResultTys), ResultTys.size(),
3823                  Ops, NumOps);
3824 }
3825
3826 SDValue SelectionDAG::getNode(unsigned Opcode,
3827                               const MVT *VTs, unsigned NumVTs,
3828                               const SDValue *Ops, unsigned NumOps) {
3829   return getNode(Opcode, DebugLoc::getUnknownLoc(), VTs, NumVTs, Ops, NumOps);
3830 }
3831
3832 SDValue SelectionDAG::getNode(unsigned Opcode, DebugLoc DL,
3833                               const MVT *VTs, unsigned NumVTs,
3834                               const SDValue *Ops, unsigned NumOps) {
3835   if (NumVTs == 1)
3836     return getNode(Opcode, DL, VTs[0], Ops, NumOps);
3837   return getNode(Opcode, DL, makeVTList(VTs, NumVTs), Ops, NumOps);
3838 }  
3839   
3840 SDValue SelectionDAG::getNode(unsigned Opcode, SDVTList VTList,
3841                               const SDValue *Ops, unsigned NumOps) {
3842   return getNode(Opcode, DebugLoc::getUnknownLoc(), VTList, Ops, NumOps);
3843 }
3844
3845 SDValue SelectionDAG::getNode(unsigned Opcode, DebugLoc DL, SDVTList VTList,
3846                               const SDValue *Ops, unsigned NumOps) {
3847   if (VTList.NumVTs == 1)
3848     return getNode(Opcode, DL, VTList.VTs[0], Ops, NumOps);
3849
3850   switch (Opcode) {
3851   // FIXME: figure out how to safely handle things like
3852   // int foo(int x) { return 1 << (x & 255); }
3853   // int bar() { return foo(256); }
3854 #if 0
3855   case ISD::SRA_PARTS:
3856   case ISD::SRL_PARTS:
3857   case ISD::SHL_PARTS:
3858     if (N3.getOpcode() == ISD::SIGN_EXTEND_INREG &&
3859         cast<VTSDNode>(N3.getOperand(1))->getVT() != MVT::i1)
3860       return getNode(Opcode, DL, VT, N1, N2, N3.getOperand(0));
3861     else if (N3.getOpcode() == ISD::AND)
3862       if (ConstantSDNode *AndRHS = dyn_cast<ConstantSDNode>(N3.getOperand(1))) {
3863         // If the and is only masking out bits that cannot effect the shift,
3864         // eliminate the and.
3865         unsigned NumBits = VT.getSizeInBits()*2;
3866         if ((AndRHS->getValue() & (NumBits-1)) == NumBits-1)
3867           return getNode(Opcode, DL, VT, N1, N2, N3.getOperand(0));
3868       }
3869     break;
3870 #endif
3871   }
3872
3873   // Memoize the node unless it returns a flag.
3874   SDNode *N;
3875   if (VTList.VTs[VTList.NumVTs-1] != MVT::Flag) {
3876     FoldingSetNodeID ID;
3877     AddNodeIDNode(ID, Opcode, VTList, Ops, NumOps);
3878     void *IP = 0;
3879     if (SDNode *E = CSEMap.FindNodeOrInsertPos(ID, IP))
3880       return SDValue(E, 0);
3881     if (NumOps == 1) {
3882       N = NodeAllocator.Allocate<UnarySDNode>();
3883       new (N) UnarySDNode(Opcode, DL, VTList, Ops[0]);
3884     } else if (NumOps == 2) {
3885       N = NodeAllocator.Allocate<BinarySDNode>();
3886       new (N) BinarySDNode(Opcode, DL, VTList, Ops[0], Ops[1]);
3887     } else if (NumOps == 3) {
3888       N = NodeAllocator.Allocate<TernarySDNode>();
3889       new (N) TernarySDNode(Opcode, DL, VTList, Ops[0], Ops[1], Ops[2]);
3890     } else {
3891       N = NodeAllocator.Allocate<SDNode>();
3892       new (N) SDNode(Opcode, DL, VTList, Ops, NumOps);
3893     }
3894     CSEMap.InsertNode(N, IP);
3895   } else {
3896     if (NumOps == 1) {
3897       N = NodeAllocator.Allocate<UnarySDNode>();
3898       new (N) UnarySDNode(Opcode, DL, VTList, Ops[0]);
3899     } else if (NumOps == 2) {
3900       N = NodeAllocator.Allocate<BinarySDNode>();
3901       new (N) BinarySDNode(Opcode, DL, VTList, Ops[0], Ops[1]);
3902     } else if (NumOps == 3) {
3903       N = NodeAllocator.Allocate<TernarySDNode>();
3904       new (N) TernarySDNode(Opcode, DL, VTList, Ops[0], Ops[1], Ops[2]);
3905     } else {
3906       N = NodeAllocator.Allocate<SDNode>();
3907       new (N) SDNode(Opcode, DL, VTList, Ops, NumOps);
3908     }
3909   }
3910   AllNodes.push_back(N);
3911 #ifndef NDEBUG
3912   VerifyNode(N);
3913 #endif
3914   return SDValue(N, 0);
3915 }
3916
3917 SDValue SelectionDAG::getNode(unsigned Opcode, SDVTList VTList) {
3918   return getNode(Opcode, DebugLoc::getUnknownLoc(), VTList); 
3919 }
3920
3921 SDValue SelectionDAG::getNode(unsigned Opcode, DebugLoc DL, SDVTList VTList) {
3922   return getNode(Opcode, DL, VTList, 0, 0);
3923 }
3924
3925 SDValue SelectionDAG::getNode(unsigned Opcode, SDVTList VTList,
3926                               SDValue N1) {
3927   return getNode(Opcode, DebugLoc::getUnknownLoc(), VTList, N1);
3928 }
3929
3930 SDValue SelectionDAG::getNode(unsigned Opcode, DebugLoc DL, SDVTList VTList,
3931                               SDValue N1) {
3932   SDValue Ops[] = { N1 };
3933   return getNode(Opcode, DL, VTList, Ops, 1);
3934 }
3935
3936 SDValue SelectionDAG::getNode(unsigned Opcode, SDVTList VTList,
3937                               SDValue N1, SDValue N2) {
3938   return getNode(Opcode, DebugLoc::getUnknownLoc(), VTList, N1, N2);
3939 }
3940
3941 SDValue SelectionDAG::getNode(unsigned Opcode, DebugLoc DL, SDVTList VTList,
3942                               SDValue N1, SDValue N2) {
3943   SDValue Ops[] = { N1, N2 };
3944   return getNode(Opcode, DL, VTList, Ops, 2);
3945 }
3946
3947 SDValue SelectionDAG::getNode(unsigned Opcode, SDVTList VTList,
3948                               SDValue N1, SDValue N2, SDValue N3) {
3949   return getNode(Opcode, DebugLoc::getUnknownLoc(), VTList, N1, N2, N3);
3950 }
3951
3952 SDValue SelectionDAG::getNode(unsigned Opcode, DebugLoc DL, SDVTList VTList,
3953                               SDValue N1, SDValue N2, SDValue N3) {
3954   SDValue Ops[] = { N1, N2, N3 };
3955   return getNode(Opcode, DL, VTList, Ops, 3);
3956 }
3957
3958 SDValue SelectionDAG::getNode(unsigned Opcode, SDVTList VTList,
3959                               SDValue N1, SDValue N2, SDValue N3,
3960                               SDValue N4) {
3961   return getNode(Opcode, DebugLoc::getUnknownLoc(), VTList, N1, N2, N3, N4);
3962 }
3963
3964 SDValue SelectionDAG::getNode(unsigned Opcode, DebugLoc DL, SDVTList VTList,
3965                               SDValue N1, SDValue N2, SDValue N3,
3966                               SDValue N4) {
3967   SDValue Ops[] = { N1, N2, N3, N4 };
3968   return getNode(Opcode, DL, VTList, Ops, 4);
3969 }
3970
3971 SDValue SelectionDAG::getNode(unsigned Opcode, SDVTList VTList,
3972                               SDValue N1, SDValue N2, SDValue N3,
3973                               SDValue N4, SDValue N5) {
3974   return getNode(Opcode, DebugLoc::getUnknownLoc(), VTList, N1, N2, N3, N4, N5);
3975 }
3976
3977 SDValue SelectionDAG::getNode(unsigned Opcode, DebugLoc DL, SDVTList VTList,
3978                               SDValue N1, SDValue N2, SDValue N3,
3979                               SDValue N4, SDValue N5) {
3980   SDValue Ops[] = { N1, N2, N3, N4, N5 };
3981   return getNode(Opcode, DL, VTList, Ops, 5);
3982 }
3983
3984 SDVTList SelectionDAG::getVTList(MVT VT) {
3985   return makeVTList(SDNode::getValueTypeList(VT), 1);
3986 }
3987
3988 SDVTList SelectionDAG::getVTList(MVT VT1, MVT VT2) {
3989   for (std::vector<SDVTList>::reverse_iterator I = VTList.rbegin(),
3990        E = VTList.rend(); I != E; ++I)
3991     if (I->NumVTs == 2 && I->VTs[0] == VT1 && I->VTs[1] == VT2)
3992       return *I;
3993
3994   MVT *Array = Allocator.Allocate<MVT>(2);
3995   Array[0] = VT1;
3996   Array[1] = VT2;
3997   SDVTList Result = makeVTList(Array, 2);
3998   VTList.push_back(Result);
3999   return Result;
4000 }
4001
4002 SDVTList SelectionDAG::getVTList(MVT VT1, MVT VT2, MVT VT3) {
4003   for (std::vector<SDVTList>::reverse_iterator I = VTList.rbegin(),
4004        E = VTList.rend(); I != E; ++I)
4005     if (I->NumVTs == 3 && I->VTs[0] == VT1 && I->VTs[1] == VT2 &&
4006                           I->VTs[2] == VT3)
4007       return *I;
4008
4009   MVT *Array = Allocator.Allocate<MVT>(3);
4010   Array[0] = VT1;
4011   Array[1] = VT2;
4012   Array[2] = VT3;
4013   SDVTList Result = makeVTList(Array, 3);
4014   VTList.push_back(Result);
4015   return Result;
4016 }
4017
4018 SDVTList SelectionDAG::getVTList(MVT VT1, MVT VT2, MVT VT3, MVT VT4) {
4019   for (std::vector<SDVTList>::reverse_iterator I = VTList.rbegin(),
4020        E = VTList.rend(); I != E; ++I)
4021     if (I->NumVTs == 4 && I->VTs[0] == VT1 && I->VTs[1] == VT2 &&
4022                           I->VTs[2] == VT3 && I->VTs[3] == VT4)
4023       return *I;
4024
4025   MVT *Array = Allocator.Allocate<MVT>(3);
4026   Array[0] = VT1;
4027   Array[1] = VT2;
4028   Array[2] = VT3;
4029   Array[3] = VT4;
4030   SDVTList Result = makeVTList(Array, 4);
4031   VTList.push_back(Result);
4032   return Result;
4033 }
4034
4035 SDVTList SelectionDAG::getVTList(const MVT *VTs, unsigned NumVTs) {
4036   switch (NumVTs) {
4037     case 0: assert(0 && "Cannot have nodes without results!");
4038     case 1: return getVTList(VTs[0]);
4039     case 2: return getVTList(VTs[0], VTs[1]);
4040     case 3: return getVTList(VTs[0], VTs[1], VTs[2]);
4041     default: break;
4042   }
4043
4044   for (std::vector<SDVTList>::reverse_iterator I = VTList.rbegin(),
4045        E = VTList.rend(); I != E; ++I) {
4046     if (I->NumVTs != NumVTs || VTs[0] != I->VTs[0] || VTs[1] != I->VTs[1])
4047       continue;
4048    
4049     bool NoMatch = false;
4050     for (unsigned i = 2; i != NumVTs; ++i)
4051       if (VTs[i] != I->VTs[i]) {
4052         NoMatch = true;
4053         break;
4054       }
4055     if (!NoMatch)
4056       return *I;
4057   }
4058   
4059   MVT *Array = Allocator.Allocate<MVT>(NumVTs);
4060   std::copy(VTs, VTs+NumVTs, Array);
4061   SDVTList Result = makeVTList(Array, NumVTs);
4062   VTList.push_back(Result);
4063   return Result;
4064 }
4065
4066
4067 /// UpdateNodeOperands - *Mutate* the specified node in-place to have the
4068 /// specified operands.  If the resultant node already exists in the DAG,
4069 /// this does not modify the specified node, instead it returns the node that
4070 /// already exists.  If the resultant node does not exist in the DAG, the
4071 /// input node is returned.  As a degenerate case, if you specify the same
4072 /// input operands as the node already has, the input node is returned.
4073 SDValue SelectionDAG::UpdateNodeOperands(SDValue InN, SDValue Op) {
4074   SDNode *N = InN.getNode();
4075   assert(N->getNumOperands() == 1 && "Update with wrong number of operands");
4076   
4077   // Check to see if there is no change.
4078   if (Op == N->getOperand(0)) return InN;
4079   
4080   // See if the modified node already exists.
4081   void *InsertPos = 0;
4082   if (SDNode *Existing = FindModifiedNodeSlot(N, Op, InsertPos))
4083     return SDValue(Existing, InN.getResNo());
4084   
4085   // Nope it doesn't.  Remove the node from its current place in the maps.
4086   if (InsertPos)
4087     if (!RemoveNodeFromCSEMaps(N))
4088       InsertPos = 0;
4089   
4090   // Now we update the operands.
4091   N->OperandList[0].set(Op);
4092   
4093   // If this gets put into a CSE map, add it.
4094   if (InsertPos) CSEMap.InsertNode(N, InsertPos);
4095   return InN;
4096 }
4097
4098 SDValue SelectionDAG::
4099 UpdateNodeOperands(SDValue InN, SDValue Op1, SDValue Op2) {
4100   SDNode *N = InN.getNode();
4101   assert(N->getNumOperands() == 2 && "Update with wrong number of operands");
4102   
4103   // Check to see if there is no change.
4104   if (Op1 == N->getOperand(0) && Op2 == N->getOperand(1))
4105     return InN;   // No operands changed, just return the input node.
4106   
4107   // See if the modified node already exists.
4108   void *InsertPos = 0;
4109   if (SDNode *Existing = FindModifiedNodeSlot(N, Op1, Op2, InsertPos))
4110     return SDValue(Existing, InN.getResNo());
4111   
4112   // Nope it doesn't.  Remove the node from its current place in the maps.
4113   if (InsertPos)
4114     if (!RemoveNodeFromCSEMaps(N))
4115       InsertPos = 0;
4116   
4117   // Now we update the operands.
4118   if (N->OperandList[0] != Op1)
4119     N->OperandList[0].set(Op1);
4120   if (N->OperandList[1] != Op2)
4121     N->OperandList[1].set(Op2);
4122   
4123   // If this gets put into a CSE map, add it.
4124   if (InsertPos) CSEMap.InsertNode(N, InsertPos);
4125   return InN;
4126 }
4127
4128 SDValue SelectionDAG::
4129 UpdateNodeOperands(SDValue N, SDValue Op1, SDValue Op2, SDValue Op3) {
4130   SDValue Ops[] = { Op1, Op2, Op3 };
4131   return UpdateNodeOperands(N, Ops, 3);
4132 }
4133
4134 SDValue SelectionDAG::
4135 UpdateNodeOperands(SDValue N, SDValue Op1, SDValue Op2, 
4136                    SDValue Op3, SDValue Op4) {
4137   SDValue Ops[] = { Op1, Op2, Op3, Op4 };
4138   return UpdateNodeOperands(N, Ops, 4);
4139 }
4140
4141 SDValue SelectionDAG::
4142 UpdateNodeOperands(SDValue N, SDValue Op1, SDValue Op2,
4143                    SDValue Op3, SDValue Op4, SDValue Op5) {
4144   SDValue Ops[] = { Op1, Op2, Op3, Op4, Op5 };
4145   return UpdateNodeOperands(N, Ops, 5);
4146 }
4147
4148 SDValue SelectionDAG::
4149 UpdateNodeOperands(SDValue InN, const SDValue *Ops, unsigned NumOps) {
4150   SDNode *N = InN.getNode();
4151   assert(N->getNumOperands() == NumOps &&
4152          "Update with wrong number of operands");
4153   
4154   // Check to see if there is no change.
4155   bool AnyChange = false;
4156   for (unsigned i = 0; i != NumOps; ++i) {
4157     if (Ops[i] != N->getOperand(i)) {
4158       AnyChange = true;
4159       break;
4160     }
4161   }
4162   
4163   // No operands changed, just return the input node.
4164   if (!AnyChange) return InN;
4165   
4166   // See if the modified node already exists.
4167   void *InsertPos = 0;
4168   if (SDNode *Existing = FindModifiedNodeSlot(N, Ops, NumOps, InsertPos))
4169     return SDValue(Existing, InN.getResNo());
4170   
4171   // Nope it doesn't.  Remove the node from its current place in the maps.
4172   if (InsertPos)
4173     if (!RemoveNodeFromCSEMaps(N))
4174       InsertPos = 0;
4175   
4176   // Now we update the operands.
4177   for (unsigned i = 0; i != NumOps; ++i)
4178     if (N->OperandList[i] != Ops[i])
4179       N->OperandList[i].set(Ops[i]);
4180
4181   // If this gets put into a CSE map, add it.
4182   if (InsertPos) CSEMap.InsertNode(N, InsertPos);
4183   return InN;
4184 }
4185
4186 /// DropOperands - Release the operands and set this node to have
4187 /// zero operands.
4188 void SDNode::DropOperands() {
4189   // Unlike the code in MorphNodeTo that does this, we don't need to
4190   // watch for dead nodes here.
4191   for (op_iterator I = op_begin(), E = op_end(); I != E; ) {
4192     SDUse &Use = *I++;
4193     Use.set(SDValue());
4194   }
4195 }
4196
4197 /// SelectNodeTo - These are wrappers around MorphNodeTo that accept a
4198 /// machine opcode.
4199 ///
4200 SDNode *SelectionDAG::SelectNodeTo(SDNode *N, unsigned MachineOpc,
4201                                    MVT VT) {
4202   SDVTList VTs = getVTList(VT);
4203   return SelectNodeTo(N, MachineOpc, VTs, 0, 0);
4204 }
4205
4206 SDNode *SelectionDAG::SelectNodeTo(SDNode *N, unsigned MachineOpc,
4207                                    MVT VT, SDValue Op1) {
4208   SDVTList VTs = getVTList(VT);
4209   SDValue Ops[] = { Op1 };
4210   return SelectNodeTo(N, MachineOpc, VTs, Ops, 1);
4211 }
4212
4213 SDNode *SelectionDAG::SelectNodeTo(SDNode *N, unsigned MachineOpc,
4214                                    MVT VT, SDValue Op1,
4215                                    SDValue Op2) {
4216   SDVTList VTs = getVTList(VT);
4217   SDValue Ops[] = { Op1, Op2 };
4218   return SelectNodeTo(N, MachineOpc, VTs, Ops, 2);
4219 }
4220
4221 SDNode *SelectionDAG::SelectNodeTo(SDNode *N, unsigned MachineOpc,
4222                                    MVT VT, SDValue Op1,
4223                                    SDValue Op2, SDValue Op3) {
4224   SDVTList VTs = getVTList(VT);
4225   SDValue Ops[] = { Op1, Op2, Op3 };
4226   return SelectNodeTo(N, MachineOpc, VTs, Ops, 3);
4227 }
4228
4229 SDNode *SelectionDAG::SelectNodeTo(SDNode *N, unsigned MachineOpc,
4230                                    MVT VT, const SDValue *Ops,
4231                                    unsigned NumOps) {
4232   SDVTList VTs = getVTList(VT);
4233   return SelectNodeTo(N, MachineOpc, VTs, Ops, NumOps);
4234 }
4235
4236 SDNode *SelectionDAG::SelectNodeTo(SDNode *N, unsigned MachineOpc,
4237                                    MVT VT1, MVT VT2, const SDValue *Ops,
4238                                    unsigned NumOps) {
4239   SDVTList VTs = getVTList(VT1, VT2);
4240   return SelectNodeTo(N, MachineOpc, VTs, Ops, NumOps);
4241 }
4242
4243 SDNode *SelectionDAG::SelectNodeTo(SDNode *N, unsigned MachineOpc,
4244                                    MVT VT1, MVT VT2) {
4245   SDVTList VTs = getVTList(VT1, VT2);
4246   return SelectNodeTo(N, MachineOpc, VTs, (SDValue *)0, 0);
4247 }
4248
4249 SDNode *SelectionDAG::SelectNodeTo(SDNode *N, unsigned MachineOpc,
4250                                    MVT VT1, MVT VT2, MVT VT3,
4251                                    const SDValue *Ops, unsigned NumOps) {
4252   SDVTList VTs = getVTList(VT1, VT2, VT3);
4253   return SelectNodeTo(N, MachineOpc, VTs, Ops, NumOps);
4254 }
4255
4256 SDNode *SelectionDAG::SelectNodeTo(SDNode *N, unsigned MachineOpc,
4257                                    MVT VT1, MVT VT2, MVT VT3, MVT VT4,
4258                                    const SDValue *Ops, unsigned NumOps) {
4259   SDVTList VTs = getVTList(VT1, VT2, VT3, VT4);
4260   return SelectNodeTo(N, MachineOpc, VTs, Ops, NumOps);
4261 }
4262
4263 SDNode *SelectionDAG::SelectNodeTo(SDNode *N, unsigned MachineOpc, 
4264                                    MVT VT1, MVT VT2,
4265                                    SDValue Op1) {
4266   SDVTList VTs = getVTList(VT1, VT2);
4267   SDValue Ops[] = { Op1 };
4268   return SelectNodeTo(N, MachineOpc, VTs, Ops, 1);
4269 }
4270
4271 SDNode *SelectionDAG::SelectNodeTo(SDNode *N, unsigned MachineOpc, 
4272                                    MVT VT1, MVT VT2,
4273                                    SDValue Op1, SDValue Op2) {
4274   SDVTList VTs = getVTList(VT1, VT2);
4275   SDValue Ops[] = { Op1, Op2 };
4276   return SelectNodeTo(N, MachineOpc, VTs, Ops, 2);
4277 }
4278
4279 SDNode *SelectionDAG::SelectNodeTo(SDNode *N, unsigned MachineOpc,
4280                                    MVT VT1, MVT VT2,
4281                                    SDValue Op1, SDValue Op2, 
4282                                    SDValue Op3) {
4283   SDVTList VTs = getVTList(VT1, VT2);
4284   SDValue Ops[] = { Op1, Op2, Op3 };
4285   return SelectNodeTo(N, MachineOpc, VTs, Ops, 3);
4286 }
4287
4288 SDNode *SelectionDAG::SelectNodeTo(SDNode *N, unsigned MachineOpc,
4289                                    MVT VT1, MVT VT2, MVT VT3,
4290                                    SDValue Op1, SDValue Op2, 
4291                                    SDValue Op3) {
4292   SDVTList VTs = getVTList(VT1, VT2, VT3);
4293   SDValue Ops[] = { Op1, Op2, Op3 };
4294   return SelectNodeTo(N, MachineOpc, VTs, Ops, 3);
4295 }
4296
4297 SDNode *SelectionDAG::SelectNodeTo(SDNode *N, unsigned MachineOpc,
4298                                    SDVTList VTs, const SDValue *Ops,
4299                                    unsigned NumOps) {
4300   return MorphNodeTo(N, ~MachineOpc, VTs, Ops, NumOps);
4301 }
4302
4303 SDNode *SelectionDAG::MorphNodeTo(SDNode *N, unsigned Opc,
4304                                   MVT VT) {
4305   SDVTList VTs = getVTList(VT);
4306   return MorphNodeTo(N, Opc, VTs, 0, 0);
4307 }
4308
4309 SDNode *SelectionDAG::MorphNodeTo(SDNode *N, unsigned Opc,
4310                                   MVT VT, SDValue Op1) {
4311   SDVTList VTs = getVTList(VT);
4312   SDValue Ops[] = { Op1 };
4313   return MorphNodeTo(N, Opc, VTs, Ops, 1);
4314 }
4315
4316 SDNode *SelectionDAG::MorphNodeTo(SDNode *N, unsigned Opc,
4317                                   MVT VT, SDValue Op1,
4318                                   SDValue Op2) {
4319   SDVTList VTs = getVTList(VT);
4320   SDValue Ops[] = { Op1, Op2 };
4321   return MorphNodeTo(N, Opc, VTs, Ops, 2);
4322 }
4323
4324 SDNode *SelectionDAG::MorphNodeTo(SDNode *N, unsigned Opc,
4325                                   MVT VT, SDValue Op1,
4326                                   SDValue Op2, SDValue Op3) {
4327   SDVTList VTs = getVTList(VT);
4328   SDValue Ops[] = { Op1, Op2, Op3 };
4329   return MorphNodeTo(N, Opc, VTs, Ops, 3);
4330 }
4331
4332 SDNode *SelectionDAG::MorphNodeTo(SDNode *N, unsigned Opc,
4333                                   MVT VT, const SDValue *Ops,
4334                                   unsigned NumOps) {
4335   SDVTList VTs = getVTList(VT);
4336   return MorphNodeTo(N, Opc, VTs, Ops, NumOps);
4337 }
4338
4339 SDNode *SelectionDAG::MorphNodeTo(SDNode *N, unsigned Opc,
4340                                   MVT VT1, MVT VT2, const SDValue *Ops,
4341                                   unsigned NumOps) {
4342   SDVTList VTs = getVTList(VT1, VT2);
4343   return MorphNodeTo(N, Opc, VTs, Ops, NumOps);
4344 }
4345
4346 SDNode *SelectionDAG::MorphNodeTo(SDNode *N, unsigned Opc,
4347                                   MVT VT1, MVT VT2) {
4348   SDVTList VTs = getVTList(VT1, VT2);
4349   return MorphNodeTo(N, Opc, VTs, (SDValue *)0, 0);
4350 }
4351
4352 SDNode *SelectionDAG::MorphNodeTo(SDNode *N, unsigned Opc,
4353                                   MVT VT1, MVT VT2, MVT VT3,
4354                                   const SDValue *Ops, unsigned NumOps) {
4355   SDVTList VTs = getVTList(VT1, VT2, VT3);
4356   return MorphNodeTo(N, Opc, VTs, Ops, NumOps);
4357 }
4358
4359 SDNode *SelectionDAG::MorphNodeTo(SDNode *N, unsigned Opc, 
4360                                   MVT VT1, MVT VT2,
4361                                   SDValue Op1) {
4362   SDVTList VTs = getVTList(VT1, VT2);
4363   SDValue Ops[] = { Op1 };
4364   return MorphNodeTo(N, Opc, VTs, Ops, 1);
4365 }
4366
4367 SDNode *SelectionDAG::MorphNodeTo(SDNode *N, unsigned Opc, 
4368                                   MVT VT1, MVT VT2,
4369                                   SDValue Op1, SDValue Op2) {
4370   SDVTList VTs = getVTList(VT1, VT2);
4371   SDValue Ops[] = { Op1, Op2 };
4372   return MorphNodeTo(N, Opc, VTs, Ops, 2);
4373 }
4374
4375 SDNode *SelectionDAG::MorphNodeTo(SDNode *N, unsigned Opc,
4376                                   MVT VT1, MVT VT2,
4377                                   SDValue Op1, SDValue Op2, 
4378                                   SDValue Op3) {
4379   SDVTList VTs = getVTList(VT1, VT2);
4380   SDValue Ops[] = { Op1, Op2, Op3 };
4381   return MorphNodeTo(N, Opc, VTs, Ops, 3);
4382 }
4383
4384 /// MorphNodeTo - These *mutate* the specified node to have the specified
4385 /// return type, opcode, and operands.
4386 ///
4387 /// Note that MorphNodeTo returns the resultant node.  If there is already a
4388 /// node of the specified opcode and operands, it returns that node instead of
4389 /// the current one.
4390 ///
4391 /// Using MorphNodeTo is faster than creating a new node and swapping it in
4392 /// with ReplaceAllUsesWith both because it often avoids allocating a new
4393 /// node, and because it doesn't require CSE recalculation for any of
4394 /// the node's users.
4395 ///
4396 SDNode *SelectionDAG::MorphNodeTo(SDNode *N, unsigned Opc,
4397                                   SDVTList VTs, const SDValue *Ops,
4398                                   unsigned NumOps) {
4399   // If an identical node already exists, use it.
4400   void *IP = 0;
4401   if (VTs.VTs[VTs.NumVTs-1] != MVT::Flag) {
4402     FoldingSetNodeID ID;
4403     AddNodeIDNode(ID, Opc, VTs, Ops, NumOps);
4404     if (SDNode *ON = CSEMap.FindNodeOrInsertPos(ID, IP))
4405       return ON;
4406   }
4407
4408   if (!RemoveNodeFromCSEMaps(N))
4409     IP = 0;
4410
4411   // Start the morphing.
4412   N->NodeType = Opc;
4413   N->ValueList = VTs.VTs;
4414   N->NumValues = VTs.NumVTs;
4415   
4416   // Clear the operands list, updating used nodes to remove this from their
4417   // use list.  Keep track of any operands that become dead as a result.
4418   SmallPtrSet<SDNode*, 16> DeadNodeSet;
4419   for (SDNode::op_iterator I = N->op_begin(), E = N->op_end(); I != E; ) {
4420     SDUse &Use = *I++;
4421     SDNode *Used = Use.getNode();
4422     Use.set(SDValue());
4423     if (Used->use_empty())
4424       DeadNodeSet.insert(Used);
4425   }
4426
4427   // If NumOps is larger than the # of operands we currently have, reallocate
4428   // the operand list.
4429   if (NumOps > N->NumOperands) {
4430     if (N->OperandsNeedDelete)
4431       delete[] N->OperandList;
4432
4433     if (N->isMachineOpcode()) {
4434       // We're creating a final node that will live unmorphed for the
4435       // remainder of the current SelectionDAG iteration, so we can allocate
4436       // the operands directly out of a pool with no recycling metadata.
4437       N->OperandList = OperandAllocator.Allocate<SDUse>(NumOps);
4438       N->OperandsNeedDelete = false;
4439     } else {
4440       N->OperandList = new SDUse[NumOps];
4441       N->OperandsNeedDelete = true;
4442     }
4443   }
4444   
4445   // Assign the new operands.
4446   N->NumOperands = NumOps;
4447   for (unsigned i = 0, e = NumOps; i != e; ++i) {
4448     N->OperandList[i].setUser(N);
4449     N->OperandList[i].setInitial(Ops[i]);
4450   }
4451
4452   // Delete any nodes that are still dead after adding the uses for the
4453   // new operands.
4454   SmallVector<SDNode *, 16> DeadNodes;
4455   for (SmallPtrSet<SDNode *, 16>::iterator I = DeadNodeSet.begin(),
4456        E = DeadNodeSet.end(); I != E; ++I)
4457     if ((*I)->use_empty())
4458       DeadNodes.push_back(*I);
4459   RemoveDeadNodes(DeadNodes);
4460
4461   if (IP)
4462     CSEMap.InsertNode(N, IP);   // Memoize the new node.
4463   return N;
4464 }
4465
4466
4467 /// getTargetNode - These are used for target selectors to create a new node
4468 /// with specified return type(s), target opcode, and operands.
4469 ///
4470 /// Note that getTargetNode returns the resultant node.  If there is already a
4471 /// node of the specified opcode and operands, it returns that node instead of
4472 /// the current one.
4473 SDNode *SelectionDAG::getTargetNode(unsigned Opcode, MVT VT) {
4474   return getNode(~Opcode, VT).getNode();
4475 }
4476 SDNode *SelectionDAG::getTargetNode(unsigned Opcode, DebugLoc dl, MVT VT) {
4477   return getNode(~Opcode, dl, VT).getNode();
4478 }
4479
4480 SDNode *SelectionDAG::getTargetNode(unsigned Opcode, MVT VT, SDValue Op1) {
4481   return getNode(~Opcode, VT, Op1).getNode();
4482 }
4483 SDNode *SelectionDAG::getTargetNode(unsigned Opcode, DebugLoc dl, MVT VT,
4484                                     SDValue Op1) {
4485   return getNode(~Opcode, dl, VT, Op1).getNode();
4486 }
4487
4488 SDNode *SelectionDAG::getTargetNode(unsigned Opcode, MVT VT,
4489                                     SDValue Op1, SDValue Op2) {
4490   return getNode(~Opcode, VT, Op1, Op2).getNode();
4491 }
4492 SDNode *SelectionDAG::getTargetNode(unsigned Opcode, DebugLoc dl, MVT VT,
4493                                     SDValue Op1, SDValue Op2) {
4494   return getNode(~Opcode, dl, VT, Op1, Op2).getNode();
4495 }
4496
4497 SDNode *SelectionDAG::getTargetNode(unsigned Opcode, MVT VT,
4498                                     SDValue Op1, SDValue Op2,
4499                                     SDValue Op3) {
4500   return getNode(~Opcode, VT, Op1, Op2, Op3).getNode();
4501 }
4502 SDNode *SelectionDAG::getTargetNode(unsigned Opcode, DebugLoc dl, MVT VT,
4503                                     SDValue Op1, SDValue Op2,
4504                                     SDValue Op3) {
4505   return getNode(~Opcode, dl, VT, Op1, Op2, Op3).getNode();
4506 }
4507
4508 SDNode *SelectionDAG::getTargetNode(unsigned Opcode, MVT VT,
4509                                     const SDValue *Ops, unsigned NumOps) {
4510   return getNode(~Opcode, VT, Ops, NumOps).getNode();
4511 }
4512 SDNode *SelectionDAG::getTargetNode(unsigned Opcode, DebugLoc dl, MVT VT,
4513                                     const SDValue *Ops, unsigned NumOps) {
4514   return getNode(~Opcode, dl, VT, Ops, NumOps).getNode();
4515 }
4516
4517 SDNode *SelectionDAG::getTargetNode(unsigned Opcode, MVT VT1, MVT VT2) {
4518   const MVT *VTs = getNodeValueTypes(VT1, VT2);
4519   SDValue Op;
4520   return getNode(~Opcode, VTs, 2, &Op, 0).getNode();
4521 }
4522 SDNode *SelectionDAG::getTargetNode(unsigned Opcode, DebugLoc dl, 
4523                                     MVT VT1, MVT VT2) {
4524   const MVT *VTs = getNodeValueTypes(VT1, VT2);
4525   SDValue Op;
4526   return getNode(~Opcode, dl, VTs, 2, &Op, 0).getNode();
4527 }
4528
4529 SDNode *SelectionDAG::getTargetNode(unsigned Opcode, MVT VT1,
4530                                     MVT VT2, SDValue Op1) {
4531   const MVT *VTs = getNodeValueTypes(VT1, VT2);
4532   return getNode(~Opcode, VTs, 2, &Op1, 1).getNode();
4533 }
4534 SDNode *SelectionDAG::getTargetNode(unsigned Opcode, DebugLoc dl, MVT VT1,
4535                                     MVT VT2, SDValue Op1) {
4536   const MVT *VTs = getNodeValueTypes(VT1, VT2);
4537   return getNode(~Opcode, dl, VTs, 2, &Op1, 1).getNode();
4538 }
4539
4540 SDNode *SelectionDAG::getTargetNode(unsigned Opcode, MVT VT1,
4541                                     MVT VT2, SDValue Op1,
4542                                     SDValue Op2) {
4543   const MVT *VTs = getNodeValueTypes(VT1, VT2);
4544   SDValue Ops[] = { Op1, Op2 };
4545   return getNode(~Opcode, VTs, 2, Ops, 2).getNode();
4546 }
4547 SDNode *SelectionDAG::getTargetNode(unsigned Opcode, DebugLoc dl, MVT VT1,
4548                                     MVT VT2, SDValue Op1,
4549                                     SDValue Op2) {
4550   const MVT *VTs = getNodeValueTypes(VT1, VT2);
4551   SDValue Ops[] = { Op1, Op2 };
4552   return getNode(~Opcode, dl, VTs, 2, Ops, 2).getNode();
4553 }
4554
4555 SDNode *SelectionDAG::getTargetNode(unsigned Opcode, MVT VT1,
4556                                     MVT VT2, SDValue Op1,
4557                                     SDValue Op2, SDValue Op3) {
4558   const MVT *VTs = getNodeValueTypes(VT1, VT2);
4559   SDValue Ops[] = { Op1, Op2, Op3 };
4560   return getNode(~Opcode, VTs, 2, Ops, 3).getNode();
4561 }
4562 SDNode *SelectionDAG::getTargetNode(unsigned Opcode, DebugLoc dl, MVT VT1,
4563                                     MVT VT2, SDValue Op1,
4564                                     SDValue Op2, SDValue Op3) {
4565   const MVT *VTs = getNodeValueTypes(VT1, VT2);
4566   SDValue Ops[] = { Op1, Op2, Op3 };
4567   return getNode(~Opcode, dl, VTs, 2, Ops, 3).getNode();
4568 }
4569
4570 SDNode *SelectionDAG::getTargetNode(unsigned Opcode, MVT VT1, MVT VT2,
4571                                     const SDValue *Ops, unsigned NumOps) {
4572   const MVT *VTs = getNodeValueTypes(VT1, VT2);
4573   return getNode(~Opcode, VTs, 2, Ops, NumOps).getNode();
4574 }
4575 SDNode *SelectionDAG::getTargetNode(unsigned Opcode, DebugLoc dl, 
4576                                     MVT VT1, MVT VT2,
4577                                     const SDValue *Ops, unsigned NumOps) {
4578   const MVT *VTs = getNodeValueTypes(VT1, VT2);
4579   return getNode(~Opcode, dl, VTs, 2, Ops, NumOps).getNode();
4580 }
4581
4582 SDNode *SelectionDAG::getTargetNode(unsigned Opcode, MVT VT1, MVT VT2, MVT VT3,
4583                                     SDValue Op1, SDValue Op2) {
4584   const MVT *VTs = getNodeValueTypes(VT1, VT2, VT3);
4585   SDValue Ops[] = { Op1, Op2 };
4586   return getNode(~Opcode, VTs, 3, Ops, 2).getNode();
4587 }
4588 SDNode *SelectionDAG::getTargetNode(unsigned Opcode, DebugLoc dl,
4589                                     MVT VT1, MVT VT2, MVT VT3,
4590                                     SDValue Op1, SDValue Op2) {
4591   const MVT *VTs = getNodeValueTypes(VT1, VT2, VT3);
4592   SDValue Ops[] = { Op1, Op2 };
4593   return getNode(~Opcode, dl, VTs, 3, Ops, 2).getNode();
4594 }
4595
4596 SDNode *SelectionDAG::getTargetNode(unsigned Opcode, MVT VT1, MVT VT2, MVT VT3,
4597                                     SDValue Op1, SDValue Op2,
4598                                     SDValue Op3) {
4599   const MVT *VTs = getNodeValueTypes(VT1, VT2, VT3);
4600   SDValue Ops[] = { Op1, Op2, Op3 };
4601   return getNode(~Opcode, VTs, 3, Ops, 3).getNode();
4602 }
4603 SDNode *SelectionDAG::getTargetNode(unsigned Opcode, DebugLoc dl,
4604                                     MVT VT1, MVT VT2, MVT VT3,
4605                                     SDValue Op1, SDValue Op2,
4606                                     SDValue Op3) {
4607   const MVT *VTs = getNodeValueTypes(VT1, VT2, VT3);
4608   SDValue Ops[] = { Op1, Op2, Op3 };
4609   return getNode(~Opcode, dl, VTs, 3, Ops, 3).getNode();
4610 }
4611
4612 SDNode *SelectionDAG::getTargetNode(unsigned Opcode, MVT VT1, MVT VT2, MVT VT3,
4613                                     const SDValue *Ops, unsigned NumOps) {
4614   const MVT *VTs = getNodeValueTypes(VT1, VT2, VT3);
4615   return getNode(~Opcode, VTs, 3, Ops, NumOps).getNode();
4616 }
4617 SDNode *SelectionDAG::getTargetNode(unsigned Opcode, DebugLoc dl,
4618                                     MVT VT1, MVT VT2, MVT VT3,
4619                                     const SDValue *Ops, unsigned NumOps) {
4620   const MVT *VTs = getNodeValueTypes(VT1, VT2, VT3);
4621   return getNode(~Opcode, dl, VTs, 3, Ops, NumOps).getNode();
4622 }
4623
4624 SDNode *SelectionDAG::getTargetNode(unsigned Opcode, MVT VT1,
4625                                     MVT VT2, MVT VT3, MVT VT4,
4626                                     const SDValue *Ops, unsigned NumOps) {
4627   std::vector<MVT> VTList;
4628   VTList.push_back(VT1);
4629   VTList.push_back(VT2);
4630   VTList.push_back(VT3);
4631   VTList.push_back(VT4);
4632   const MVT *VTs = getNodeValueTypes(VTList);
4633   return getNode(~Opcode, VTs, 4, Ops, NumOps).getNode();
4634 }
4635 SDNode *SelectionDAG::getTargetNode(unsigned Opcode, DebugLoc dl, MVT VT1,
4636                                     MVT VT2, MVT VT3, MVT VT4,
4637                                     const SDValue *Ops, unsigned NumOps) {
4638   std::vector<MVT> VTList;
4639   VTList.push_back(VT1);
4640   VTList.push_back(VT2);
4641   VTList.push_back(VT3);
4642   VTList.push_back(VT4);
4643   const MVT *VTs = getNodeValueTypes(VTList);
4644   return getNode(~Opcode, dl, VTs, 4, Ops, NumOps).getNode();
4645 }
4646
4647 SDNode *SelectionDAG::getTargetNode(unsigned Opcode,
4648                                     const std::vector<MVT> &ResultTys,
4649                                     const SDValue *Ops, unsigned NumOps) {
4650   const MVT *VTs = getNodeValueTypes(ResultTys);
4651   return getNode(~Opcode, VTs, ResultTys.size(),
4652                  Ops, NumOps).getNode();
4653 }
4654 SDNode *SelectionDAG::getTargetNode(unsigned Opcode, DebugLoc dl,
4655                                     const std::vector<MVT> &ResultTys,
4656                                     const SDValue *Ops, unsigned NumOps) {
4657   const MVT *VTs = getNodeValueTypes(ResultTys);
4658   return getNode(~Opcode, dl, VTs, ResultTys.size(),
4659                  Ops, NumOps).getNode();
4660 }
4661
4662 /// getNodeIfExists - Get the specified node if it's already available, or
4663 /// else return NULL.
4664 SDNode *SelectionDAG::getNodeIfExists(unsigned Opcode, SDVTList VTList,
4665                                       const SDValue *Ops, unsigned NumOps) {
4666   if (VTList.VTs[VTList.NumVTs-1] != MVT::Flag) {
4667     FoldingSetNodeID ID;
4668     AddNodeIDNode(ID, Opcode, VTList, Ops, NumOps);
4669     void *IP = 0;
4670     if (SDNode *E = CSEMap.FindNodeOrInsertPos(ID, IP))
4671       return E;
4672   }
4673   return NULL;
4674 }
4675
4676 /// ReplaceAllUsesWith - Modify anything using 'From' to use 'To' instead.
4677 /// This can cause recursive merging of nodes in the DAG.
4678 ///
4679 /// This version assumes From has a single result value.
4680 ///
4681 void SelectionDAG::ReplaceAllUsesWith(SDValue FromN, SDValue To,
4682                                       DAGUpdateListener *UpdateListener) {
4683   SDNode *From = FromN.getNode();
4684   assert(From->getNumValues() == 1 && FromN.getResNo() == 0 && 
4685          "Cannot replace with this method!");
4686   assert(From != To.getNode() && "Cannot replace uses of with self");
4687
4688   // Iterate over all the existing uses of From. New uses will be added
4689   // to the beginning of the use list, which we avoid visiting.
4690   // This specifically avoids visiting uses of From that arise while the
4691   // replacement is happening, because any such uses would be the result
4692   // of CSE: If an existing node looks like From after one of its operands
4693   // is replaced by To, we don't want to replace of all its users with To
4694   // too. See PR3018 for more info.
4695   SDNode::use_iterator UI = From->use_begin(), UE = From->use_end();
4696   while (UI != UE) {
4697     SDNode *User = *UI;
4698
4699     // This node is about to morph, remove its old self from the CSE maps.
4700     RemoveNodeFromCSEMaps(User);
4701
4702     // A user can appear in a use list multiple times, and when this
4703     // happens the uses are usually next to each other in the list.
4704     // To help reduce the number of CSE recomputations, process all
4705     // the uses of this user that we can find this way.
4706     do {
4707       SDUse &Use = UI.getUse();
4708       ++UI;
4709       Use.set(To);
4710     } while (UI != UE && *UI == User);
4711
4712     // Now that we have modified User, add it back to the CSE maps.  If it
4713     // already exists there, recursively merge the results together.
4714     AddModifiedNodeToCSEMaps(User, UpdateListener);
4715   }
4716 }
4717
4718 /// ReplaceAllUsesWith - Modify anything using 'From' to use 'To' instead.
4719 /// This can cause recursive merging of nodes in the DAG.
4720 ///
4721 /// This version assumes From/To have matching types and numbers of result
4722 /// values.
4723 ///
4724 void SelectionDAG::ReplaceAllUsesWith(SDNode *From, SDNode *To,
4725                                       DAGUpdateListener *UpdateListener) {
4726   assert(From->getVTList().VTs == To->getVTList().VTs &&
4727          From->getNumValues() == To->getNumValues() &&
4728          "Cannot use this version of ReplaceAllUsesWith!");
4729
4730   // Handle the trivial case.
4731   if (From == To)
4732     return;
4733
4734   // Iterate over just the existing users of From. See the comments in
4735   // the ReplaceAllUsesWith above.
4736   SDNode::use_iterator UI = From->use_begin(), UE = From->use_end();
4737   while (UI != UE) {
4738     SDNode *User = *UI;
4739
4740     // This node is about to morph, remove its old self from the CSE maps.
4741     RemoveNodeFromCSEMaps(User);
4742
4743     // A user can appear in a use list multiple times, and when this
4744     // happens the uses are usually next to each other in the list.
4745     // To help reduce the number of CSE recomputations, process all
4746     // the uses of this user that we can find this way.
4747     do {
4748       SDUse &Use = UI.getUse();
4749       ++UI;
4750       Use.setNode(To);
4751     } while (UI != UE && *UI == User);
4752
4753     // Now that we have modified User, add it back to the CSE maps.  If it
4754     // already exists there, recursively merge the results together.
4755     AddModifiedNodeToCSEMaps(User, UpdateListener);
4756   }
4757 }
4758
4759 /// ReplaceAllUsesWith - Modify anything using 'From' to use 'To' instead.
4760 /// This can cause recursive merging of nodes in the DAG.
4761 ///
4762 /// This version can replace From with any result values.  To must match the
4763 /// number and types of values returned by From.
4764 void SelectionDAG::ReplaceAllUsesWith(SDNode *From,
4765                                       const SDValue *To,
4766                                       DAGUpdateListener *UpdateListener) {
4767   if (From->getNumValues() == 1)  // Handle the simple case efficiently.
4768     return ReplaceAllUsesWith(SDValue(From, 0), To[0], UpdateListener);
4769
4770   // Iterate over just the existing users of From. See the comments in
4771   // the ReplaceAllUsesWith above.
4772   SDNode::use_iterator UI = From->use_begin(), UE = From->use_end();
4773   while (UI != UE) {
4774     SDNode *User = *UI;
4775
4776     // This node is about to morph, remove its old self from the CSE maps.
4777     RemoveNodeFromCSEMaps(User);
4778
4779     // A user can appear in a use list multiple times, and when this
4780     // happens the uses are usually next to each other in the list.
4781     // To help reduce the number of CSE recomputations, process all
4782     // the uses of this user that we can find this way.
4783     do {
4784       SDUse &Use = UI.getUse();
4785       const SDValue &ToOp = To[Use.getResNo()];
4786       ++UI;
4787       Use.set(ToOp);
4788     } while (UI != UE && *UI == User);
4789
4790     // Now that we have modified User, add it back to the CSE maps.  If it
4791     // already exists there, recursively merge the results together.
4792     AddModifiedNodeToCSEMaps(User, UpdateListener);
4793   }
4794 }
4795
4796 /// ReplaceAllUsesOfValueWith - Replace any uses of From with To, leaving
4797 /// uses of other values produced by From.getNode() alone.  The Deleted
4798 /// vector is handled the same way as for ReplaceAllUsesWith.
4799 void SelectionDAG::ReplaceAllUsesOfValueWith(SDValue From, SDValue To,
4800                                              DAGUpdateListener *UpdateListener){
4801   // Handle the really simple, really trivial case efficiently.
4802   if (From == To) return;
4803
4804   // Handle the simple, trivial, case efficiently.
4805   if (From.getNode()->getNumValues() == 1) {
4806     ReplaceAllUsesWith(From, To, UpdateListener);
4807     return;
4808   }
4809
4810   // Iterate over just the existing users of From. See the comments in
4811   // the ReplaceAllUsesWith above.
4812   SDNode::use_iterator UI = From.getNode()->use_begin(),
4813                        UE = From.getNode()->use_end();
4814   while (UI != UE) {
4815     SDNode *User = *UI;
4816     bool UserRemovedFromCSEMaps = false;
4817
4818     // A user can appear in a use list multiple times, and when this
4819     // happens the uses are usually next to each other in the list.
4820     // To help reduce the number of CSE recomputations, process all
4821     // the uses of this user that we can find this way.
4822     do {
4823       SDUse &Use = UI.getUse();
4824
4825       // Skip uses of different values from the same node.
4826       if (Use.getResNo() != From.getResNo()) {
4827         ++UI;
4828         continue;
4829       }
4830
4831       // If this node hasn't been modified yet, it's still in the CSE maps,
4832       // so remove its old self from the CSE maps.
4833       if (!UserRemovedFromCSEMaps) {
4834         RemoveNodeFromCSEMaps(User);
4835         UserRemovedFromCSEMaps = true;
4836       }
4837
4838       ++UI;
4839       Use.set(To);
4840     } while (UI != UE && *UI == User);
4841
4842     // We are iterating over all uses of the From node, so if a use
4843     // doesn't use the specific value, no changes are made.
4844     if (!UserRemovedFromCSEMaps)
4845       continue;
4846
4847     // Now that we have modified User, add it back to the CSE maps.  If it
4848     // already exists there, recursively merge the results together.
4849     AddModifiedNodeToCSEMaps(User, UpdateListener);
4850   }
4851 }
4852
4853 namespace {
4854   /// UseMemo - This class is used by SelectionDAG::ReplaceAllUsesOfValuesWith
4855   /// to record information about a use.
4856   struct UseMemo {
4857     SDNode *User;
4858     unsigned Index;
4859     SDUse *Use;
4860   };
4861
4862   /// operator< - Sort Memos by User.
4863   bool operator<(const UseMemo &L, const UseMemo &R) {
4864     return (intptr_t)L.User < (intptr_t)R.User;
4865   }
4866 }
4867
4868 /// ReplaceAllUsesOfValuesWith - Replace any uses of From with To, leaving
4869 /// uses of other values produced by From.getNode() alone.  The same value
4870 /// may appear in both the From and To list.  The Deleted vector is
4871 /// handled the same way as for ReplaceAllUsesWith.
4872 void SelectionDAG::ReplaceAllUsesOfValuesWith(const SDValue *From,
4873                                               const SDValue *To,
4874                                               unsigned Num,
4875                                               DAGUpdateListener *UpdateListener){
4876   // Handle the simple, trivial case efficiently.
4877   if (Num == 1)
4878     return ReplaceAllUsesOfValueWith(*From, *To, UpdateListener);
4879
4880   // Read up all the uses and make records of them. This helps
4881   // processing new uses that are introduced during the
4882   // replacement process.
4883   SmallVector<UseMemo, 4> Uses;
4884   for (unsigned i = 0; i != Num; ++i) {
4885     unsigned FromResNo = From[i].getResNo();
4886     SDNode *FromNode = From[i].getNode();
4887     for (SDNode::use_iterator UI = FromNode->use_begin(), 
4888          E = FromNode->use_end(); UI != E; ++UI) {
4889       SDUse &Use = UI.getUse();
4890       if (Use.getResNo() == FromResNo) {
4891         UseMemo Memo = { *UI, i, &Use };
4892         Uses.push_back(Memo);
4893       }
4894     }
4895   }
4896
4897   // Sort the uses, so that all the uses from a given User are together.
4898   std::sort(Uses.begin(), Uses.end());
4899
4900   for (unsigned UseIndex = 0, UseIndexEnd = Uses.size();
4901        UseIndex != UseIndexEnd; ) {
4902     // We know that this user uses some value of From.  If it is the right
4903     // value, update it.
4904     SDNode *User = Uses[UseIndex].User;
4905
4906     // This node is about to morph, remove its old self from the CSE maps.
4907     RemoveNodeFromCSEMaps(User);
4908
4909     // The Uses array is sorted, so all the uses for a given User
4910     // are next to each other in the list.
4911     // To help reduce the number of CSE recomputations, process all
4912     // the uses of this user that we can find this way.
4913     do {
4914       unsigned i = Uses[UseIndex].Index;
4915       SDUse &Use = *Uses[UseIndex].Use;
4916       ++UseIndex;
4917
4918       Use.set(To[i]);
4919     } while (UseIndex != UseIndexEnd && Uses[UseIndex].User == User);
4920
4921     // Now that we have modified User, add it back to the CSE maps.  If it
4922     // already exists there, recursively merge the results together.
4923     AddModifiedNodeToCSEMaps(User, UpdateListener);
4924   }
4925 }
4926
4927 /// AssignTopologicalOrder - Assign a unique node id for each node in the DAG
4928 /// based on their topological order. It returns the maximum id and a vector
4929 /// of the SDNodes* in assigned order by reference.
4930 unsigned SelectionDAG::AssignTopologicalOrder() {
4931
4932   unsigned DAGSize = 0;
4933
4934   // SortedPos tracks the progress of the algorithm. Nodes before it are
4935   // sorted, nodes after it are unsorted. When the algorithm completes
4936   // it is at the end of the list.
4937   allnodes_iterator SortedPos = allnodes_begin();
4938
4939   // Visit all the nodes. Move nodes with no operands to the front of
4940   // the list immediately. Annotate nodes that do have operands with their
4941   // operand count. Before we do this, the Node Id fields of the nodes
4942   // may contain arbitrary values. After, the Node Id fields for nodes
4943   // before SortedPos will contain the topological sort index, and the
4944   // Node Id fields for nodes At SortedPos and after will contain the
4945   // count of outstanding operands.
4946   for (allnodes_iterator I = allnodes_begin(),E = allnodes_end(); I != E; ) {
4947     SDNode *N = I++;
4948     unsigned Degree = N->getNumOperands();
4949     if (Degree == 0) {
4950       // A node with no uses, add it to the result array immediately.
4951       N->setNodeId(DAGSize++);
4952       allnodes_iterator Q = N;
4953       if (Q != SortedPos)
4954         SortedPos = AllNodes.insert(SortedPos, AllNodes.remove(Q));
4955       ++SortedPos;
4956     } else {
4957       // Temporarily use the Node Id as scratch space for the degree count.
4958       N->setNodeId(Degree);
4959     }
4960   }
4961
4962   // Visit all the nodes. As we iterate, moves nodes into sorted order,
4963   // such that by the time the end is reached all nodes will be sorted.
4964   for (allnodes_iterator I = allnodes_begin(),E = allnodes_end(); I != E; ++I) {
4965     SDNode *N = I;
4966     for (SDNode::use_iterator UI = N->use_begin(), UE = N->use_end();
4967          UI != UE; ++UI) {
4968       SDNode *P = *UI;
4969       unsigned Degree = P->getNodeId();
4970       --Degree;
4971       if (Degree == 0) {
4972         // All of P's operands are sorted, so P may sorted now.
4973         P->setNodeId(DAGSize++);
4974         if (P != SortedPos)
4975           SortedPos = AllNodes.insert(SortedPos, AllNodes.remove(P));
4976         ++SortedPos;
4977       } else {
4978         // Update P's outstanding operand count.
4979         P->setNodeId(Degree);
4980       }
4981     }
4982   }
4983
4984   assert(SortedPos == AllNodes.end() &&
4985          "Topological sort incomplete!");
4986   assert(AllNodes.front().getOpcode() == ISD::EntryToken &&
4987          "First node in topological sort is not the entry token!");
4988   assert(AllNodes.front().getNodeId() == 0 &&
4989          "First node in topological sort has non-zero id!");
4990   assert(AllNodes.front().getNumOperands() == 0 &&
4991          "First node in topological sort has operands!");
4992   assert(AllNodes.back().getNodeId() == (int)DAGSize-1 &&
4993          "Last node in topologic sort has unexpected id!");
4994   assert(AllNodes.back().use_empty() &&
4995          "Last node in topologic sort has users!");
4996   assert(DAGSize == allnodes_size() && "Node count mismatch!");
4997   return DAGSize;
4998 }
4999
5000
5001
5002 //===----------------------------------------------------------------------===//
5003 //                              SDNode Class
5004 //===----------------------------------------------------------------------===//
5005
5006 HandleSDNode::~HandleSDNode() {
5007   DropOperands();
5008 }
5009
5010 GlobalAddressSDNode::GlobalAddressSDNode(bool isTarget, const GlobalValue *GA,
5011                                          MVT VT, int64_t o)
5012   : SDNode(isa<GlobalVariable>(GA) &&
5013            cast<GlobalVariable>(GA)->isThreadLocal() ?
5014            // Thread Local
5015            (isTarget ? ISD::TargetGlobalTLSAddress : ISD::GlobalTLSAddress) :
5016            // Non Thread Local
5017            (isTarget ? ISD::TargetGlobalAddress : ISD::GlobalAddress),
5018            getSDVTList(VT)), Offset(o) {
5019   TheGlobal = const_cast<GlobalValue*>(GA);
5020 }
5021
5022 MemSDNode::MemSDNode(unsigned Opc, SDVTList VTs, MVT memvt,
5023                      const Value *srcValue, int SVO,
5024                      unsigned alignment, bool vol)
5025  : SDNode(Opc, VTs), MemoryVT(memvt), SrcValue(srcValue), SVOffset(SVO) {
5026   SubclassData = encodeMemSDNodeFlags(0, ISD::UNINDEXED, vol, alignment);
5027   assert(isPowerOf2_32(alignment) && "Alignment is not a power of 2!");
5028   assert(getAlignment() == alignment && "Alignment representation error!");
5029   assert(isVolatile() == vol && "Volatile representation error!");
5030 }
5031
5032 MemSDNode::MemSDNode(unsigned Opc, SDVTList VTs, const SDValue *Ops,
5033                      unsigned NumOps, MVT memvt, const Value *srcValue,
5034                      int SVO, unsigned alignment, bool vol)
5035    : SDNode(Opc, VTs, Ops, NumOps),
5036      MemoryVT(memvt), SrcValue(srcValue), SVOffset(SVO) {
5037   SubclassData = encodeMemSDNodeFlags(0, ISD::UNINDEXED, vol, alignment);
5038   assert(isPowerOf2_32(alignment) && "Alignment is not a power of 2!");
5039   assert(getAlignment() == alignment && "Alignment representation error!");
5040   assert(isVolatile() == vol && "Volatile representation error!");
5041 }
5042
5043 MemSDNode::MemSDNode(unsigned Opc, DebugLoc dl, SDVTList VTs, MVT memvt,
5044                      const Value *srcValue, int SVO,
5045                      unsigned alignment, bool vol)
5046  : SDNode(Opc, dl, VTs), MemoryVT(memvt), SrcValue(srcValue), SVOffset(SVO) {
5047   SubclassData = encodeMemSDNodeFlags(0, ISD::UNINDEXED, vol, alignment);
5048   assert(isPowerOf2_32(alignment) && "Alignment is not a power of 2!");
5049   assert(getAlignment() == alignment && "Alignment representation error!");
5050   assert(isVolatile() == vol && "Volatile representation error!");
5051 }
5052
5053 MemSDNode::MemSDNode(unsigned Opc, DebugLoc dl, SDVTList VTs, 
5054                      const SDValue *Ops,
5055                      unsigned NumOps, MVT memvt, const Value *srcValue,
5056                      int SVO, unsigned alignment, bool vol)
5057    : SDNode(Opc, dl, VTs, Ops, NumOps),
5058      MemoryVT(memvt), SrcValue(srcValue), SVOffset(SVO) {
5059   SubclassData = encodeMemSDNodeFlags(0, ISD::UNINDEXED, vol, alignment);
5060   assert(isPowerOf2_32(alignment) && "Alignment is not a power of 2!");
5061   assert(getAlignment() == alignment && "Alignment representation error!");
5062   assert(isVolatile() == vol && "Volatile representation error!");
5063 }
5064
5065 /// getMemOperand - Return a MachineMemOperand object describing the memory
5066 /// reference performed by this memory reference.
5067 MachineMemOperand MemSDNode::getMemOperand() const {
5068   int Flags = 0;
5069   if (isa<LoadSDNode>(this))
5070     Flags = MachineMemOperand::MOLoad;
5071   else if (isa<StoreSDNode>(this))
5072     Flags = MachineMemOperand::MOStore;
5073   else if (isa<AtomicSDNode>(this)) {
5074     Flags = MachineMemOperand::MOLoad | MachineMemOperand::MOStore;
5075   }
5076   else {
5077     const MemIntrinsicSDNode* MemIntrinNode = dyn_cast<MemIntrinsicSDNode>(this);
5078     assert(MemIntrinNode && "Unknown MemSDNode opcode!");
5079     if (MemIntrinNode->readMem()) Flags |= MachineMemOperand::MOLoad;
5080     if (MemIntrinNode->writeMem()) Flags |= MachineMemOperand::MOStore;
5081   }
5082
5083   int Size = (getMemoryVT().getSizeInBits() + 7) >> 3;
5084   if (isVolatile()) Flags |= MachineMemOperand::MOVolatile;
5085   
5086   // Check if the memory reference references a frame index
5087   const FrameIndexSDNode *FI = 
5088   dyn_cast<const FrameIndexSDNode>(getBasePtr().getNode());
5089   if (!getSrcValue() && FI)
5090     return MachineMemOperand(PseudoSourceValue::getFixedStack(FI->getIndex()),
5091                              Flags, 0, Size, getAlignment());
5092   else
5093     return MachineMemOperand(getSrcValue(), Flags, getSrcValueOffset(),
5094                              Size, getAlignment());
5095 }
5096
5097 /// Profile - Gather unique data for the node.
5098 ///
5099 void SDNode::Profile(FoldingSetNodeID &ID) const {
5100   AddNodeIDNode(ID, this);
5101 }
5102
5103 /// getValueTypeList - Return a pointer to the specified value type.
5104 ///
5105 const MVT *SDNode::getValueTypeList(MVT VT) {
5106   if (VT.isExtended()) {
5107     static std::set<MVT, MVT::compareRawBits> EVTs;
5108     return &(*EVTs.insert(VT).first);
5109   } else {
5110     static MVT VTs[MVT::LAST_VALUETYPE];
5111     VTs[VT.getSimpleVT()] = VT;
5112     return &VTs[VT.getSimpleVT()];
5113   }
5114 }
5115
5116 /// hasNUsesOfValue - Return true if there are exactly NUSES uses of the
5117 /// indicated value.  This method ignores uses of other values defined by this
5118 /// operation.
5119 bool SDNode::hasNUsesOfValue(unsigned NUses, unsigned Value) const {
5120   assert(Value < getNumValues() && "Bad value!");
5121
5122   // TODO: Only iterate over uses of a given value of the node
5123   for (SDNode::use_iterator UI = use_begin(), E = use_end(); UI != E; ++UI) {
5124     if (UI.getUse().getResNo() == Value) {
5125       if (NUses == 0)
5126         return false;
5127       --NUses;
5128     }
5129   }
5130
5131   // Found exactly the right number of uses?
5132   return NUses == 0;
5133 }
5134
5135
5136 /// hasAnyUseOfValue - Return true if there are any use of the indicated
5137 /// value. This method ignores uses of other values defined by this operation.
5138 bool SDNode::hasAnyUseOfValue(unsigned Value) const {
5139   assert(Value < getNumValues() && "Bad value!");
5140
5141   for (SDNode::use_iterator UI = use_begin(), E = use_end(); UI != E; ++UI)
5142     if (UI.getUse().getResNo() == Value)
5143       return true;
5144
5145   return false;
5146 }
5147
5148
5149 /// isOnlyUserOf - Return true if this node is the only use of N.
5150 ///
5151 bool SDNode::isOnlyUserOf(SDNode *N) const {
5152   bool Seen = false;
5153   for (SDNode::use_iterator I = N->use_begin(), E = N->use_end(); I != E; ++I) {
5154     SDNode *User = *I;
5155     if (User == this)
5156       Seen = true;
5157     else
5158       return false;
5159   }
5160
5161   return Seen;
5162 }
5163
5164 /// isOperand - Return true if this node is an operand of N.
5165 ///
5166 bool SDValue::isOperandOf(SDNode *N) const {
5167   for (unsigned i = 0, e = N->getNumOperands(); i != e; ++i)
5168     if (*this == N->getOperand(i))
5169       return true;
5170   return false;
5171 }
5172
5173 bool SDNode::isOperandOf(SDNode *N) const {
5174   for (unsigned i = 0, e = N->NumOperands; i != e; ++i)
5175     if (this == N->OperandList[i].getNode())
5176       return true;
5177   return false;
5178 }
5179
5180 /// reachesChainWithoutSideEffects - Return true if this operand (which must
5181 /// be a chain) reaches the specified operand without crossing any 
5182 /// side-effecting instructions.  In practice, this looks through token
5183 /// factors and non-volatile loads.  In order to remain efficient, this only
5184 /// looks a couple of nodes in, it does not do an exhaustive search.
5185 bool SDValue::reachesChainWithoutSideEffects(SDValue Dest, 
5186                                                unsigned Depth) const {
5187   if (*this == Dest) return true;
5188   
5189   // Don't search too deeply, we just want to be able to see through
5190   // TokenFactor's etc.
5191   if (Depth == 0) return false;
5192   
5193   // If this is a token factor, all inputs to the TF happen in parallel.  If any
5194   // of the operands of the TF reach dest, then we can do the xform.
5195   if (getOpcode() == ISD::TokenFactor) {
5196     for (unsigned i = 0, e = getNumOperands(); i != e; ++i)
5197       if (getOperand(i).reachesChainWithoutSideEffects(Dest, Depth-1))
5198         return true;
5199     return false;
5200   }
5201   
5202   // Loads don't have side effects, look through them.
5203   if (LoadSDNode *Ld = dyn_cast<LoadSDNode>(*this)) {
5204     if (!Ld->isVolatile())
5205       return Ld->getChain().reachesChainWithoutSideEffects(Dest, Depth-1);
5206   }
5207   return false;
5208 }
5209
5210
5211 static void findPredecessor(SDNode *N, const SDNode *P, bool &found,
5212                             SmallPtrSet<SDNode *, 32> &Visited) {
5213   if (found || !Visited.insert(N))
5214     return;
5215
5216   for (unsigned i = 0, e = N->getNumOperands(); !found && i != e; ++i) {
5217     SDNode *Op = N->getOperand(i).getNode();
5218     if (Op == P) {
5219       found = true;
5220       return;
5221     }
5222     findPredecessor(Op, P, found, Visited);
5223   }
5224 }
5225
5226 /// isPredecessorOf - Return true if this node is a predecessor of N. This node
5227 /// is either an operand of N or it can be reached by recursively traversing
5228 /// up the operands.
5229 /// NOTE: this is an expensive method. Use it carefully.
5230 bool SDNode::isPredecessorOf(SDNode *N) const {
5231   SmallPtrSet<SDNode *, 32> Visited;
5232   bool found = false;
5233   findPredecessor(N, this, found, Visited);
5234   return found;
5235 }
5236
5237 uint64_t SDNode::getConstantOperandVal(unsigned Num) const {
5238   assert(Num < NumOperands && "Invalid child # of SDNode!");
5239   return cast<ConstantSDNode>(OperandList[Num])->getZExtValue();
5240 }
5241
5242 std::string SDNode::getOperationName(const SelectionDAG *G) const {
5243   switch (getOpcode()) {
5244   default:
5245     if (getOpcode() < ISD::BUILTIN_OP_END)
5246       return "<<Unknown DAG Node>>";
5247     if (isMachineOpcode()) {
5248       if (G)
5249         if (const TargetInstrInfo *TII = G->getTarget().getInstrInfo())
5250           if (getMachineOpcode() < TII->getNumOpcodes())
5251             return TII->get(getMachineOpcode()).getName();
5252       return "<<Unknown Machine Node>>";
5253     }
5254     if (G) {
5255       const TargetLowering &TLI = G->getTargetLoweringInfo();
5256       const char *Name = TLI.getTargetNodeName(getOpcode());
5257       if (Name) return Name;
5258       return "<<Unknown Target Node>>";
5259     }
5260     return "<<Unknown Node>>";
5261    
5262 #ifndef NDEBUG
5263   case ISD::DELETED_NODE:
5264     return "<<Deleted Node!>>";
5265 #endif
5266   case ISD::PREFETCH:      return "Prefetch";
5267   case ISD::MEMBARRIER:    return "MemBarrier";
5268   case ISD::ATOMIC_CMP_SWAP:    return "AtomicCmpSwap";
5269   case ISD::ATOMIC_SWAP:        return "AtomicSwap";
5270   case ISD::ATOMIC_LOAD_ADD:    return "AtomicLoadAdd";
5271   case ISD::ATOMIC_LOAD_SUB:    return "AtomicLoadSub";
5272   case ISD::ATOMIC_LOAD_AND:    return "AtomicLoadAnd";
5273   case ISD::ATOMIC_LOAD_OR:     return "AtomicLoadOr";
5274   case ISD::ATOMIC_LOAD_XOR:    return "AtomicLoadXor";
5275   case ISD::ATOMIC_LOAD_NAND:   return "AtomicLoadNand";
5276   case ISD::ATOMIC_LOAD_MIN:    return "AtomicLoadMin";
5277   case ISD::ATOMIC_LOAD_MAX:    return "AtomicLoadMax";
5278   case ISD::ATOMIC_LOAD_UMIN:   return "AtomicLoadUMin";
5279   case ISD::ATOMIC_LOAD_UMAX:   return "AtomicLoadUMax";
5280   case ISD::PCMARKER:      return "PCMarker";
5281   case ISD::READCYCLECOUNTER: return "ReadCycleCounter";
5282   case ISD::SRCVALUE:      return "SrcValue";
5283   case ISD::MEMOPERAND:    return "MemOperand";
5284   case ISD::EntryToken:    return "EntryToken";
5285   case ISD::TokenFactor:   return "TokenFactor";
5286   case ISD::AssertSext:    return "AssertSext";
5287   case ISD::AssertZext:    return "AssertZext";
5288
5289   case ISD::BasicBlock:    return "BasicBlock";
5290   case ISD::ARG_FLAGS:     return "ArgFlags";
5291   case ISD::VALUETYPE:     return "ValueType";
5292   case ISD::Register:      return "Register";
5293
5294   case ISD::Constant:      return "Constant";
5295   case ISD::ConstantFP:    return "ConstantFP";
5296   case ISD::GlobalAddress: return "GlobalAddress";
5297   case ISD::GlobalTLSAddress: return "GlobalTLSAddress";
5298   case ISD::FrameIndex:    return "FrameIndex";
5299   case ISD::JumpTable:     return "JumpTable";
5300   case ISD::GLOBAL_OFFSET_TABLE: return "GLOBAL_OFFSET_TABLE";
5301   case ISD::RETURNADDR: return "RETURNADDR";
5302   case ISD::FRAMEADDR: return "FRAMEADDR";
5303   case ISD::FRAME_TO_ARGS_OFFSET: return "FRAME_TO_ARGS_OFFSET";
5304   case ISD::EXCEPTIONADDR: return "EXCEPTIONADDR";
5305   case ISD::EHSELECTION: return "EHSELECTION";
5306   case ISD::EH_RETURN: return "EH_RETURN";
5307   case ISD::ConstantPool:  return "ConstantPool";
5308   case ISD::ExternalSymbol: return "ExternalSymbol";
5309   case ISD::INTRINSIC_WO_CHAIN: {
5310     unsigned IID = cast<ConstantSDNode>(getOperand(0))->getZExtValue();
5311     return Intrinsic::getName((Intrinsic::ID)IID);
5312   }
5313   case ISD::INTRINSIC_VOID:
5314   case ISD::INTRINSIC_W_CHAIN: {
5315     unsigned IID = cast<ConstantSDNode>(getOperand(1))->getZExtValue();
5316     return Intrinsic::getName((Intrinsic::ID)IID);
5317   }
5318
5319   case ISD::BUILD_VECTOR:   return "BUILD_VECTOR";
5320   case ISD::TargetConstant: return "TargetConstant";
5321   case ISD::TargetConstantFP:return "TargetConstantFP";
5322   case ISD::TargetGlobalAddress: return "TargetGlobalAddress";
5323   case ISD::TargetGlobalTLSAddress: return "TargetGlobalTLSAddress";
5324   case ISD::TargetFrameIndex: return "TargetFrameIndex";
5325   case ISD::TargetJumpTable:  return "TargetJumpTable";
5326   case ISD::TargetConstantPool:  return "TargetConstantPool";
5327   case ISD::TargetExternalSymbol: return "TargetExternalSymbol";
5328
5329   case ISD::CopyToReg:     return "CopyToReg";
5330   case ISD::CopyFromReg:   return "CopyFromReg";
5331   case ISD::UNDEF:         return "undef";
5332   case ISD::MERGE_VALUES:  return "merge_values";
5333   case ISD::INLINEASM:     return "inlineasm";
5334   case ISD::DBG_LABEL:     return "dbg_label";
5335   case ISD::EH_LABEL:      return "eh_label";
5336   case ISD::DECLARE:       return "declare";
5337   case ISD::HANDLENODE:    return "handlenode";
5338   case ISD::FORMAL_ARGUMENTS: return "formal_arguments";
5339   case ISD::CALL:          return "call";
5340     
5341   // Unary operators
5342   case ISD::FABS:   return "fabs";
5343   case ISD::FNEG:   return "fneg";
5344   case ISD::FSQRT:  return "fsqrt";
5345   case ISD::FSIN:   return "fsin";
5346   case ISD::FCOS:   return "fcos";
5347   case ISD::FPOWI:  return "fpowi";
5348   case ISD::FPOW:   return "fpow";
5349   case ISD::FTRUNC: return "ftrunc";
5350   case ISD::FFLOOR: return "ffloor";
5351   case ISD::FCEIL:  return "fceil";
5352   case ISD::FRINT:  return "frint";
5353   case ISD::FNEARBYINT: return "fnearbyint";
5354
5355   // Binary operators
5356   case ISD::ADD:    return "add";
5357   case ISD::SUB:    return "sub";
5358   case ISD::MUL:    return "mul";
5359   case ISD::MULHU:  return "mulhu";
5360   case ISD::MULHS:  return "mulhs";
5361   case ISD::SDIV:   return "sdiv";
5362   case ISD::UDIV:   return "udiv";
5363   case ISD::SREM:   return "srem";
5364   case ISD::UREM:   return "urem";
5365   case ISD::SMUL_LOHI:  return "smul_lohi";
5366   case ISD::UMUL_LOHI:  return "umul_lohi";
5367   case ISD::SDIVREM:    return "sdivrem";
5368   case ISD::UDIVREM:    return "udivrem";
5369   case ISD::AND:    return "and";
5370   case ISD::OR:     return "or";
5371   case ISD::XOR:    return "xor";
5372   case ISD::SHL:    return "shl";
5373   case ISD::SRA:    return "sra";
5374   case ISD::SRL:    return "srl";
5375   case ISD::ROTL:   return "rotl";
5376   case ISD::ROTR:   return "rotr";
5377   case ISD::FADD:   return "fadd";
5378   case ISD::FSUB:   return "fsub";
5379   case ISD::FMUL:   return "fmul";
5380   case ISD::FDIV:   return "fdiv";
5381   case ISD::FREM:   return "frem";
5382   case ISD::FCOPYSIGN: return "fcopysign";
5383   case ISD::FGETSIGN:  return "fgetsign";
5384
5385   case ISD::SETCC:       return "setcc";
5386   case ISD::VSETCC:      return "vsetcc";
5387   case ISD::SELECT:      return "select";
5388   case ISD::SELECT_CC:   return "select_cc";
5389   case ISD::INSERT_VECTOR_ELT:   return "insert_vector_elt";
5390   case ISD::EXTRACT_VECTOR_ELT:  return "extract_vector_elt";
5391   case ISD::CONCAT_VECTORS:      return "concat_vectors";
5392   case ISD::EXTRACT_SUBVECTOR:   return "extract_subvector";
5393   case ISD::SCALAR_TO_VECTOR:    return "scalar_to_vector";
5394   case ISD::VECTOR_SHUFFLE:      return "vector_shuffle";
5395   case ISD::CARRY_FALSE:         return "carry_false";
5396   case ISD::ADDC:        return "addc";
5397   case ISD::ADDE:        return "adde";
5398   case ISD::SADDO:       return "saddo";
5399   case ISD::UADDO:       return "uaddo";
5400   case ISD::SSUBO:       return "ssubo";
5401   case ISD::USUBO:       return "usubo";
5402   case ISD::SMULO:       return "smulo";
5403   case ISD::UMULO:       return "umulo";
5404   case ISD::SUBC:        return "subc";
5405   case ISD::SUBE:        return "sube";
5406   case ISD::SHL_PARTS:   return "shl_parts";
5407   case ISD::SRA_PARTS:   return "sra_parts";
5408   case ISD::SRL_PARTS:   return "srl_parts";
5409   
5410   case ISD::EXTRACT_SUBREG:     return "extract_subreg";
5411   case ISD::INSERT_SUBREG:      return "insert_subreg";
5412   
5413   // Conversion operators.
5414   case ISD::SIGN_EXTEND: return "sign_extend";
5415   case ISD::ZERO_EXTEND: return "zero_extend";
5416   case ISD::ANY_EXTEND:  return "any_extend";
5417   case ISD::SIGN_EXTEND_INREG: return "sign_extend_inreg";
5418   case ISD::TRUNCATE:    return "truncate";
5419   case ISD::FP_ROUND:    return "fp_round";
5420   case ISD::FLT_ROUNDS_: return "flt_rounds";
5421   case ISD::FP_ROUND_INREG: return "fp_round_inreg";
5422   case ISD::FP_EXTEND:   return "fp_extend";
5423
5424   case ISD::SINT_TO_FP:  return "sint_to_fp";
5425   case ISD::UINT_TO_FP:  return "uint_to_fp";
5426   case ISD::FP_TO_SINT:  return "fp_to_sint";
5427   case ISD::FP_TO_UINT:  return "fp_to_uint";
5428   case ISD::BIT_CONVERT: return "bit_convert";
5429   
5430   case ISD::CONVERT_RNDSAT: {
5431     switch (cast<CvtRndSatSDNode>(this)->getCvtCode()) {
5432     default: assert(0 && "Unknown cvt code!");
5433     case ISD::CVT_FF:  return "cvt_ff";
5434     case ISD::CVT_FS:  return "cvt_fs";
5435     case ISD::CVT_FU:  return "cvt_fu";
5436     case ISD::CVT_SF:  return "cvt_sf";
5437     case ISD::CVT_UF:  return "cvt_uf";
5438     case ISD::CVT_SS:  return "cvt_ss";
5439     case ISD::CVT_SU:  return "cvt_su";
5440     case ISD::CVT_US:  return "cvt_us";
5441     case ISD::CVT_UU:  return "cvt_uu";
5442     }
5443   }
5444
5445     // Control flow instructions
5446   case ISD::BR:      return "br";
5447   case ISD::BRIND:   return "brind";
5448   case ISD::BR_JT:   return "br_jt";
5449   case ISD::BRCOND:  return "brcond";
5450   case ISD::BR_CC:   return "br_cc";
5451   case ISD::RET:     return "ret";
5452   case ISD::CALLSEQ_START:  return "callseq_start";
5453   case ISD::CALLSEQ_END:    return "callseq_end";
5454
5455     // Other operators
5456   case ISD::LOAD:               return "load";
5457   case ISD::STORE:              return "store";
5458   case ISD::VAARG:              return "vaarg";
5459   case ISD::VACOPY:             return "vacopy";
5460   case ISD::VAEND:              return "vaend";
5461   case ISD::VASTART:            return "vastart";
5462   case ISD::DYNAMIC_STACKALLOC: return "dynamic_stackalloc";
5463   case ISD::EXTRACT_ELEMENT:    return "extract_element";
5464   case ISD::BUILD_PAIR:         return "build_pair";
5465   case ISD::STACKSAVE:          return "stacksave";
5466   case ISD::STACKRESTORE:       return "stackrestore";
5467   case ISD::TRAP:               return "trap";
5468
5469   // Bit manipulation
5470   case ISD::BSWAP:   return "bswap";
5471   case ISD::CTPOP:   return "ctpop";
5472   case ISD::CTTZ:    return "cttz";
5473   case ISD::CTLZ:    return "ctlz";
5474
5475   // Debug info
5476   case ISD::DBG_STOPPOINT: return "dbg_stoppoint";
5477   case ISD::DEBUG_LOC: return "debug_loc";
5478
5479   // Trampolines
5480   case ISD::TRAMPOLINE: return "trampoline";
5481
5482   case ISD::CONDCODE:
5483     switch (cast<CondCodeSDNode>(this)->get()) {
5484     default: assert(0 && "Unknown setcc condition!");
5485     case ISD::SETOEQ:  return "setoeq";
5486     case ISD::SETOGT:  return "setogt";
5487     case ISD::SETOGE:  return "setoge";
5488     case ISD::SETOLT:  return "setolt";
5489     case ISD::SETOLE:  return "setole";
5490     case ISD::SETONE:  return "setone";
5491
5492     case ISD::SETO:    return "seto";
5493     case ISD::SETUO:   return "setuo";
5494     case ISD::SETUEQ:  return "setue";
5495     case ISD::SETUGT:  return "setugt";
5496     case ISD::SETUGE:  return "setuge";
5497     case ISD::SETULT:  return "setult";
5498     case ISD::SETULE:  return "setule";
5499     case ISD::SETUNE:  return "setune";
5500
5501     case ISD::SETEQ:   return "seteq";
5502     case ISD::SETGT:   return "setgt";
5503     case ISD::SETGE:   return "setge";
5504     case ISD::SETLT:   return "setlt";
5505     case ISD::SETLE:   return "setle";
5506     case ISD::SETNE:   return "setne";
5507     }
5508   }
5509 }
5510
5511 const char *SDNode::getIndexedModeName(ISD::MemIndexedMode AM) {
5512   switch (AM) {
5513   default:
5514     return "";
5515   case ISD::PRE_INC:
5516     return "<pre-inc>";
5517   case ISD::PRE_DEC:
5518     return "<pre-dec>";
5519   case ISD::POST_INC:
5520     return "<post-inc>";
5521   case ISD::POST_DEC:
5522     return "<post-dec>";
5523   }
5524 }
5525
5526 std::string ISD::ArgFlagsTy::getArgFlagsString() {
5527   std::string S = "< ";
5528
5529   if (isZExt())
5530     S += "zext ";
5531   if (isSExt())
5532     S += "sext ";
5533   if (isInReg())
5534     S += "inreg ";
5535   if (isSRet())
5536     S += "sret ";
5537   if (isByVal())
5538     S += "byval ";
5539   if (isNest())
5540     S += "nest ";
5541   if (getByValAlign())
5542     S += "byval-align:" + utostr(getByValAlign()) + " ";
5543   if (getOrigAlign())
5544     S += "orig-align:" + utostr(getOrigAlign()) + " ";
5545   if (getByValSize())
5546     S += "byval-size:" + utostr(getByValSize()) + " ";
5547   return S + ">";
5548 }
5549
5550 void SDNode::dump() const { dump(0); }
5551 void SDNode::dump(const SelectionDAG *G) const {
5552   print(errs(), G);
5553   errs().flush();
5554 }
5555
5556 void SDNode::print_types(raw_ostream &OS, const SelectionDAG *G) const {
5557   OS << (void*)this << ": ";
5558
5559   for (unsigned i = 0, e = getNumValues(); i != e; ++i) {
5560     if (i) OS << ",";
5561     if (getValueType(i) == MVT::Other)
5562       OS << "ch";
5563     else
5564       OS << getValueType(i).getMVTString();
5565   }
5566   OS << " = " << getOperationName(G);
5567 }
5568
5569 void SDNode::print_details(raw_ostream &OS, const SelectionDAG *G) const {
5570   if (!isTargetOpcode() && getOpcode() == ISD::VECTOR_SHUFFLE) {
5571     SDNode *Mask = getOperand(2).getNode();
5572     OS << "<";
5573     for (unsigned i = 0, e = Mask->getNumOperands(); i != e; ++i) {
5574       if (i) OS << ",";
5575       if (Mask->getOperand(i).getOpcode() == ISD::UNDEF)
5576         OS << "u";
5577       else
5578         OS << cast<ConstantSDNode>(Mask->getOperand(i))->getZExtValue();
5579     }
5580     OS << ">";
5581   }
5582
5583   if (const ConstantSDNode *CSDN = dyn_cast<ConstantSDNode>(this)) {
5584     OS << '<' << CSDN->getAPIntValue() << '>';
5585   } else if (const ConstantFPSDNode *CSDN = dyn_cast<ConstantFPSDNode>(this)) {
5586     if (&CSDN->getValueAPF().getSemantics()==&APFloat::IEEEsingle)
5587       OS << '<' << CSDN->getValueAPF().convertToFloat() << '>';
5588     else if (&CSDN->getValueAPF().getSemantics()==&APFloat::IEEEdouble)
5589       OS << '<' << CSDN->getValueAPF().convertToDouble() << '>';
5590     else {
5591       OS << "<APFloat(";
5592       CSDN->getValueAPF().bitcastToAPInt().dump();
5593       OS << ")>";
5594     }
5595   } else if (const GlobalAddressSDNode *GADN =
5596              dyn_cast<GlobalAddressSDNode>(this)) {
5597     int64_t offset = GADN->getOffset();
5598     OS << '<';
5599     WriteAsOperand(OS, GADN->getGlobal());
5600     OS << '>';
5601     if (offset > 0)
5602       OS << " + " << offset;
5603     else
5604       OS << " " << offset;
5605   } else if (const FrameIndexSDNode *FIDN = dyn_cast<FrameIndexSDNode>(this)) {
5606     OS << "<" << FIDN->getIndex() << ">";
5607   } else if (const JumpTableSDNode *JTDN = dyn_cast<JumpTableSDNode>(this)) {
5608     OS << "<" << JTDN->getIndex() << ">";
5609   } else if (const ConstantPoolSDNode *CP = dyn_cast<ConstantPoolSDNode>(this)){
5610     int offset = CP->getOffset();
5611     if (CP->isMachineConstantPoolEntry())
5612       OS << "<" << *CP->getMachineCPVal() << ">";
5613     else
5614       OS << "<" << *CP->getConstVal() << ">";
5615     if (offset > 0)
5616       OS << " + " << offset;
5617     else
5618       OS << " " << offset;
5619   } else if (const BasicBlockSDNode *BBDN = dyn_cast<BasicBlockSDNode>(this)) {
5620     OS << "<";
5621     const Value *LBB = (const Value*)BBDN->getBasicBlock()->getBasicBlock();
5622     if (LBB)
5623       OS << LBB->getName() << " ";
5624     OS << (const void*)BBDN->getBasicBlock() << ">";
5625   } else if (const RegisterSDNode *R = dyn_cast<RegisterSDNode>(this)) {
5626     if (G && R->getReg() &&
5627         TargetRegisterInfo::isPhysicalRegister(R->getReg())) {
5628       OS << " " << G->getTarget().getRegisterInfo()->getName(R->getReg());
5629     } else {
5630       OS << " #" << R->getReg();
5631     }
5632   } else if (const ExternalSymbolSDNode *ES =
5633              dyn_cast<ExternalSymbolSDNode>(this)) {
5634     OS << "'" << ES->getSymbol() << "'";
5635   } else if (const SrcValueSDNode *M = dyn_cast<SrcValueSDNode>(this)) {
5636     if (M->getValue())
5637       OS << "<" << M->getValue() << ">";
5638     else
5639       OS << "<null>";
5640   } else if (const MemOperandSDNode *M = dyn_cast<MemOperandSDNode>(this)) {
5641     if (M->MO.getValue())
5642       OS << "<" << M->MO.getValue() << ":" << M->MO.getOffset() << ">";
5643     else
5644       OS << "<null:" << M->MO.getOffset() << ">";
5645   } else if (const ARG_FLAGSSDNode *N = dyn_cast<ARG_FLAGSSDNode>(this)) {
5646     OS << N->getArgFlags().getArgFlagsString();
5647   } else if (const VTSDNode *N = dyn_cast<VTSDNode>(this)) {
5648     OS << ":" << N->getVT().getMVTString();
5649   }
5650   else if (const LoadSDNode *LD = dyn_cast<LoadSDNode>(this)) {
5651     const Value *SrcValue = LD->getSrcValue();
5652     int SrcOffset = LD->getSrcValueOffset();
5653     OS << " <";
5654     if (SrcValue)
5655       OS << SrcValue;
5656     else
5657       OS << "null";
5658     OS << ":" << SrcOffset << ">";
5659
5660     bool doExt = true;
5661     switch (LD->getExtensionType()) {
5662     default: doExt = false; break;
5663     case ISD::EXTLOAD: OS << " <anyext "; break;
5664     case ISD::SEXTLOAD: OS << " <sext "; break;
5665     case ISD::ZEXTLOAD: OS << " <zext "; break;
5666     }
5667     if (doExt)
5668       OS << LD->getMemoryVT().getMVTString() << ">";
5669
5670     const char *AM = getIndexedModeName(LD->getAddressingMode());
5671     if (*AM)
5672       OS << " " << AM;
5673     if (LD->isVolatile())
5674       OS << " <volatile>";
5675     OS << " alignment=" << LD->getAlignment();
5676   } else if (const StoreSDNode *ST = dyn_cast<StoreSDNode>(this)) {
5677     const Value *SrcValue = ST->getSrcValue();
5678     int SrcOffset = ST->getSrcValueOffset();
5679     OS << " <";
5680     if (SrcValue)
5681       OS << SrcValue;
5682     else
5683       OS << "null";
5684     OS << ":" << SrcOffset << ">";
5685
5686     if (ST->isTruncatingStore())
5687       OS << " <trunc " << ST->getMemoryVT().getMVTString() << ">";
5688
5689     const char *AM = getIndexedModeName(ST->getAddressingMode());
5690     if (*AM)
5691       OS << " " << AM;
5692     if (ST->isVolatile())
5693       OS << " <volatile>";
5694     OS << " alignment=" << ST->getAlignment();
5695   } else if (const AtomicSDNode* AT = dyn_cast<AtomicSDNode>(this)) {
5696     const Value *SrcValue = AT->getSrcValue();
5697     int SrcOffset = AT->getSrcValueOffset();
5698     OS << " <";
5699     if (SrcValue)
5700       OS << SrcValue;
5701     else
5702       OS << "null";
5703     OS << ":" << SrcOffset << ">";
5704     if (AT->isVolatile())
5705       OS << " <volatile>";
5706     OS << " alignment=" << AT->getAlignment();
5707   }
5708 }
5709
5710 void SDNode::print(raw_ostream &OS, const SelectionDAG *G) const {
5711   print_types(OS, G);
5712   OS << " ";
5713   for (unsigned i = 0, e = getNumOperands(); i != e; ++i) {
5714     if (i) OS << ", ";
5715     OS << (void*)getOperand(i).getNode();
5716     if (unsigned RN = getOperand(i).getResNo())
5717       OS << ":" << RN;
5718   }
5719   print_details(OS, G);
5720 }
5721
5722 static void DumpNodes(const SDNode *N, unsigned indent, const SelectionDAG *G) {
5723   for (unsigned i = 0, e = N->getNumOperands(); i != e; ++i)
5724     if (N->getOperand(i).getNode()->hasOneUse())
5725       DumpNodes(N->getOperand(i).getNode(), indent+2, G);
5726     else
5727       cerr << "\n" << std::string(indent+2, ' ')
5728            << (void*)N->getOperand(i).getNode() << ": <multiple use>";
5729
5730
5731   cerr << "\n" << std::string(indent, ' ');
5732   N->dump(G);
5733 }
5734
5735 void SelectionDAG::dump() const {
5736   cerr << "SelectionDAG has " << AllNodes.size() << " nodes:";
5737   
5738   for (allnodes_const_iterator I = allnodes_begin(), E = allnodes_end();
5739        I != E; ++I) {
5740     const SDNode *N = I;
5741     if (!N->hasOneUse() && N != getRoot().getNode())
5742       DumpNodes(N, 2, this);
5743   }
5744
5745   if (getRoot().getNode()) DumpNodes(getRoot().getNode(), 2, this);
5746
5747   cerr << "\n\n";
5748 }
5749
5750 void SDNode::printr(raw_ostream &OS, const SelectionDAG *G) const {
5751   print_types(OS, G);
5752   print_details(OS, G);
5753 }
5754
5755 typedef SmallPtrSet<const SDNode *, 128> VisitedSDNodeSet;
5756 static void DumpNodesr(raw_ostream &OS, const SDNode *N, unsigned indent,
5757                        const SelectionDAG *G, VisitedSDNodeSet &once) {
5758   if (!once.insert(N))  // If we've been here before, return now.
5759     return;
5760   // Dump the current SDNode, but don't end the line yet.
5761   OS << std::string(indent, ' ');
5762   N->printr(OS, G);
5763   // Having printed this SDNode, walk the children:
5764   for (unsigned i = 0, e = N->getNumOperands(); i != e; ++i) {
5765     const SDNode *child = N->getOperand(i).getNode();
5766     if (i) OS << ",";
5767     OS << " ";
5768     if (child->getNumOperands() == 0) {
5769       // This child has no grandchildren; print it inline right here.
5770       child->printr(OS, G);
5771       once.insert(child);
5772     } else {    // Just the address.  FIXME: also print the child's opcode
5773       OS << (void*)child;
5774       if (unsigned RN = N->getOperand(i).getResNo())
5775         OS << ":" << RN;
5776     }
5777   }
5778   OS << "\n";
5779   // Dump children that have grandchildren on their own line(s).
5780   for (unsigned i = 0, e = N->getNumOperands(); i != e; ++i) {
5781     const SDNode *child = N->getOperand(i).getNode();
5782     DumpNodesr(OS, child, indent+2, G, once);
5783   }
5784 }
5785
5786 void SDNode::dumpr() const {
5787   VisitedSDNodeSet once;
5788   DumpNodesr(errs(), this, 0, 0, once);
5789   errs().flush();
5790 }
5791
5792 const Type *ConstantPoolSDNode::getType() const {
5793   if (isMachineConstantPoolEntry())
5794     return Val.MachineCPVal->getType();
5795   return Val.ConstVal->getType();
5796 }