65d2d6ba38001795feb1f919e1a1c9785df7a840
[oota-llvm.git] / lib / CodeGen / SelectionDAG / SelectionDAG.cpp
1 //===-- SelectionDAG.cpp - Implement the SelectionDAG data structures -----===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 // This implements the SelectionDAG class.
11 //
12 //===----------------------------------------------------------------------===//
13 #include "llvm/CodeGen/SelectionDAG.h"
14 #include "llvm/Constants.h"
15 #include "llvm/Analysis/ValueTracking.h"
16 #include "llvm/GlobalAlias.h"
17 #include "llvm/GlobalVariable.h"
18 #include "llvm/Intrinsics.h"
19 #include "llvm/DerivedTypes.h"
20 #include "llvm/Assembly/Writer.h"
21 #include "llvm/CallingConv.h"
22 #include "llvm/CodeGen/MachineBasicBlock.h"
23 #include "llvm/CodeGen/MachineConstantPool.h"
24 #include "llvm/CodeGen/MachineFrameInfo.h"
25 #include "llvm/CodeGen/MachineModuleInfo.h"
26 #include "llvm/CodeGen/PseudoSourceValue.h"
27 #include "llvm/Support/MathExtras.h"
28 #include "llvm/Target/TargetRegisterInfo.h"
29 #include "llvm/Target/TargetData.h"
30 #include "llvm/Target/TargetLowering.h"
31 #include "llvm/Target/TargetInstrInfo.h"
32 #include "llvm/Target/TargetMachine.h"
33 #include "llvm/ADT/SetVector.h"
34 #include "llvm/ADT/SmallPtrSet.h"
35 #include "llvm/ADT/SmallSet.h"
36 #include "llvm/ADT/SmallVector.h"
37 #include "llvm/ADT/StringExtras.h"
38 #include <algorithm>
39 #include <cmath>
40 using namespace llvm;
41
42 /// makeVTList - Return an instance of the SDVTList struct initialized with the
43 /// specified members.
44 static SDVTList makeVTList(const MVT *VTs, unsigned NumVTs) {
45   SDVTList Res = {VTs, NumVTs};
46   return Res;
47 }
48
49 static const fltSemantics *MVTToAPFloatSemantics(MVT VT) {
50   switch (VT.getSimpleVT()) {
51   default: assert(0 && "Unknown FP format");
52   case MVT::f32:     return &APFloat::IEEEsingle;
53   case MVT::f64:     return &APFloat::IEEEdouble;
54   case MVT::f80:     return &APFloat::x87DoubleExtended;
55   case MVT::f128:    return &APFloat::IEEEquad;
56   case MVT::ppcf128: return &APFloat::PPCDoubleDouble;
57   }
58 }
59
60 SelectionDAG::DAGUpdateListener::~DAGUpdateListener() {}
61
62 //===----------------------------------------------------------------------===//
63 //                              ConstantFPSDNode Class
64 //===----------------------------------------------------------------------===//
65
66 /// isExactlyValue - We don't rely on operator== working on double values, as
67 /// it returns true for things that are clearly not equal, like -0.0 and 0.0.
68 /// As such, this method can be used to do an exact bit-for-bit comparison of
69 /// two floating point values.
70 bool ConstantFPSDNode::isExactlyValue(const APFloat& V) const {
71   return Value.bitwiseIsEqual(V);
72 }
73
74 bool ConstantFPSDNode::isValueValidForType(MVT VT,
75                                            const APFloat& Val) {
76   assert(VT.isFloatingPoint() && "Can only convert between FP types");
77   
78   // PPC long double cannot be converted to any other type.
79   if (VT == MVT::ppcf128 ||
80       &Val.getSemantics() == &APFloat::PPCDoubleDouble)
81     return false;
82   
83   // convert modifies in place, so make a copy.
84   APFloat Val2 = APFloat(Val);
85   return Val2.convert(*MVTToAPFloatSemantics(VT),
86                       APFloat::rmNearestTiesToEven) == APFloat::opOK;
87 }
88
89 //===----------------------------------------------------------------------===//
90 //                              ISD Namespace
91 //===----------------------------------------------------------------------===//
92
93 /// isBuildVectorAllOnes - Return true if the specified node is a
94 /// BUILD_VECTOR where all of the elements are ~0 or undef.
95 bool ISD::isBuildVectorAllOnes(const SDNode *N) {
96   // Look through a bit convert.
97   if (N->getOpcode() == ISD::BIT_CONVERT)
98     N = N->getOperand(0).Val;
99   
100   if (N->getOpcode() != ISD::BUILD_VECTOR) return false;
101   
102   unsigned i = 0, e = N->getNumOperands();
103   
104   // Skip over all of the undef values.
105   while (i != e && N->getOperand(i).getOpcode() == ISD::UNDEF)
106     ++i;
107   
108   // Do not accept an all-undef vector.
109   if (i == e) return false;
110   
111   // Do not accept build_vectors that aren't all constants or which have non-~0
112   // elements.
113   SDOperand NotZero = N->getOperand(i);
114   if (isa<ConstantSDNode>(NotZero)) {
115     if (!cast<ConstantSDNode>(NotZero)->isAllOnesValue())
116       return false;
117   } else if (isa<ConstantFPSDNode>(NotZero)) {
118     if (!cast<ConstantFPSDNode>(NotZero)->getValueAPF().
119                 convertToAPInt().isAllOnesValue())
120       return false;
121   } else
122     return false;
123   
124   // Okay, we have at least one ~0 value, check to see if the rest match or are
125   // undefs.
126   for (++i; i != e; ++i)
127     if (N->getOperand(i) != NotZero &&
128         N->getOperand(i).getOpcode() != ISD::UNDEF)
129       return false;
130   return true;
131 }
132
133
134 /// isBuildVectorAllZeros - Return true if the specified node is a
135 /// BUILD_VECTOR where all of the elements are 0 or undef.
136 bool ISD::isBuildVectorAllZeros(const SDNode *N) {
137   // Look through a bit convert.
138   if (N->getOpcode() == ISD::BIT_CONVERT)
139     N = N->getOperand(0).Val;
140   
141   if (N->getOpcode() != ISD::BUILD_VECTOR) return false;
142   
143   unsigned i = 0, e = N->getNumOperands();
144   
145   // Skip over all of the undef values.
146   while (i != e && N->getOperand(i).getOpcode() == ISD::UNDEF)
147     ++i;
148   
149   // Do not accept an all-undef vector.
150   if (i == e) return false;
151   
152   // Do not accept build_vectors that aren't all constants or which have non-~0
153   // elements.
154   SDOperand Zero = N->getOperand(i);
155   if (isa<ConstantSDNode>(Zero)) {
156     if (!cast<ConstantSDNode>(Zero)->isNullValue())
157       return false;
158   } else if (isa<ConstantFPSDNode>(Zero)) {
159     if (!cast<ConstantFPSDNode>(Zero)->getValueAPF().isPosZero())
160       return false;
161   } else
162     return false;
163   
164   // Okay, we have at least one ~0 value, check to see if the rest match or are
165   // undefs.
166   for (++i; i != e; ++i)
167     if (N->getOperand(i) != Zero &&
168         N->getOperand(i).getOpcode() != ISD::UNDEF)
169       return false;
170   return true;
171 }
172
173 /// isScalarToVector - Return true if the specified node is a
174 /// ISD::SCALAR_TO_VECTOR node or a BUILD_VECTOR node where only the low
175 /// element is not an undef.
176 bool ISD::isScalarToVector(const SDNode *N) {
177   if (N->getOpcode() == ISD::SCALAR_TO_VECTOR)
178     return true;
179
180   if (N->getOpcode() != ISD::BUILD_VECTOR)
181     return false;
182   if (N->getOperand(0).getOpcode() == ISD::UNDEF)
183     return false;
184   unsigned NumElems = N->getNumOperands();
185   for (unsigned i = 1; i < NumElems; ++i) {
186     SDOperand V = N->getOperand(i);
187     if (V.getOpcode() != ISD::UNDEF)
188       return false;
189   }
190   return true;
191 }
192
193
194 /// isDebugLabel - Return true if the specified node represents a debug
195 /// label (i.e. ISD::LABEL or TargetInstrInfo::LABEL node and third operand
196 /// is 0).
197 bool ISD::isDebugLabel(const SDNode *N) {
198   SDOperand Zero;
199   if (N->getOpcode() == ISD::LABEL)
200     Zero = N->getOperand(2);
201   else if (N->isTargetOpcode() &&
202            N->getTargetOpcode() == TargetInstrInfo::LABEL)
203     // Chain moved to last operand.
204     Zero = N->getOperand(1);
205   else
206     return false;
207   return isa<ConstantSDNode>(Zero) && cast<ConstantSDNode>(Zero)->isNullValue();
208 }
209
210 /// getSetCCSwappedOperands - Return the operation corresponding to (Y op X)
211 /// when given the operation for (X op Y).
212 ISD::CondCode ISD::getSetCCSwappedOperands(ISD::CondCode Operation) {
213   // To perform this operation, we just need to swap the L and G bits of the
214   // operation.
215   unsigned OldL = (Operation >> 2) & 1;
216   unsigned OldG = (Operation >> 1) & 1;
217   return ISD::CondCode((Operation & ~6) |  // Keep the N, U, E bits
218                        (OldL << 1) |       // New G bit
219                        (OldG << 2));        // New L bit.
220 }
221
222 /// getSetCCInverse - Return the operation corresponding to !(X op Y), where
223 /// 'op' is a valid SetCC operation.
224 ISD::CondCode ISD::getSetCCInverse(ISD::CondCode Op, bool isInteger) {
225   unsigned Operation = Op;
226   if (isInteger)
227     Operation ^= 7;   // Flip L, G, E bits, but not U.
228   else
229     Operation ^= 15;  // Flip all of the condition bits.
230   if (Operation > ISD::SETTRUE2)
231     Operation &= ~8;     // Don't let N and U bits get set.
232   return ISD::CondCode(Operation);
233 }
234
235
236 /// isSignedOp - For an integer comparison, return 1 if the comparison is a
237 /// signed operation and 2 if the result is an unsigned comparison.  Return zero
238 /// if the operation does not depend on the sign of the input (setne and seteq).
239 static int isSignedOp(ISD::CondCode Opcode) {
240   switch (Opcode) {
241   default: assert(0 && "Illegal integer setcc operation!");
242   case ISD::SETEQ:
243   case ISD::SETNE: return 0;
244   case ISD::SETLT:
245   case ISD::SETLE:
246   case ISD::SETGT:
247   case ISD::SETGE: return 1;
248   case ISD::SETULT:
249   case ISD::SETULE:
250   case ISD::SETUGT:
251   case ISD::SETUGE: return 2;
252   }
253 }
254
255 /// getSetCCOrOperation - Return the result of a logical OR between different
256 /// comparisons of identical values: ((X op1 Y) | (X op2 Y)).  This function
257 /// returns SETCC_INVALID if it is not possible to represent the resultant
258 /// comparison.
259 ISD::CondCode ISD::getSetCCOrOperation(ISD::CondCode Op1, ISD::CondCode Op2,
260                                        bool isInteger) {
261   if (isInteger && (isSignedOp(Op1) | isSignedOp(Op2)) == 3)
262     // Cannot fold a signed integer setcc with an unsigned integer setcc.
263     return ISD::SETCC_INVALID;
264
265   unsigned Op = Op1 | Op2;  // Combine all of the condition bits.
266
267   // If the N and U bits get set then the resultant comparison DOES suddenly
268   // care about orderedness, and is true when ordered.
269   if (Op > ISD::SETTRUE2)
270     Op &= ~16;     // Clear the U bit if the N bit is set.
271   
272   // Canonicalize illegal integer setcc's.
273   if (isInteger && Op == ISD::SETUNE)  // e.g. SETUGT | SETULT
274     Op = ISD::SETNE;
275   
276   return ISD::CondCode(Op);
277 }
278
279 /// getSetCCAndOperation - Return the result of a logical AND between different
280 /// comparisons of identical values: ((X op1 Y) & (X op2 Y)).  This
281 /// function returns zero if it is not possible to represent the resultant
282 /// comparison.
283 ISD::CondCode ISD::getSetCCAndOperation(ISD::CondCode Op1, ISD::CondCode Op2,
284                                         bool isInteger) {
285   if (isInteger && (isSignedOp(Op1) | isSignedOp(Op2)) == 3)
286     // Cannot fold a signed setcc with an unsigned setcc.
287     return ISD::SETCC_INVALID;
288
289   // Combine all of the condition bits.
290   ISD::CondCode Result = ISD::CondCode(Op1 & Op2);
291   
292   // Canonicalize illegal integer setcc's.
293   if (isInteger) {
294     switch (Result) {
295     default: break;
296     case ISD::SETUO : Result = ISD::SETFALSE; break;  // SETUGT & SETULT
297     case ISD::SETOEQ:                                 // SETEQ  & SETU[LG]E
298     case ISD::SETUEQ: Result = ISD::SETEQ   ; break;  // SETUGE & SETULE
299     case ISD::SETOLT: Result = ISD::SETULT  ; break;  // SETULT & SETNE
300     case ISD::SETOGT: Result = ISD::SETUGT  ; break;  // SETUGT & SETNE
301     }
302   }
303   
304   return Result;
305 }
306
307 const TargetMachine &SelectionDAG::getTarget() const {
308   return TLI.getTargetMachine();
309 }
310
311 //===----------------------------------------------------------------------===//
312 //                           SDNode Profile Support
313 //===----------------------------------------------------------------------===//
314
315 /// AddNodeIDOpcode - Add the node opcode to the NodeID data.
316 ///
317 static void AddNodeIDOpcode(FoldingSetNodeID &ID, unsigned OpC)  {
318   ID.AddInteger(OpC);
319 }
320
321 /// AddNodeIDValueTypes - Value type lists are intern'd so we can represent them
322 /// solely with their pointer.
323 static void AddNodeIDValueTypes(FoldingSetNodeID &ID, SDVTList VTList) {
324   ID.AddPointer(VTList.VTs);  
325 }
326
327 /// AddNodeIDOperands - Various routines for adding operands to the NodeID data.
328 ///
329 static void AddNodeIDOperands(FoldingSetNodeID &ID,
330                               SDOperandPtr Ops, unsigned NumOps) {
331   for (; NumOps; --NumOps, ++Ops) {
332     ID.AddPointer(Ops->Val);
333     ID.AddInteger(Ops->ResNo);
334   }
335 }
336
337 static void AddNodeIDNode(FoldingSetNodeID &ID,
338                           unsigned short OpC, SDVTList VTList, 
339                           SDOperandPtr OpList, unsigned N) {
340   AddNodeIDOpcode(ID, OpC);
341   AddNodeIDValueTypes(ID, VTList);
342   AddNodeIDOperands(ID, OpList, N);
343 }
344
345
346 /// AddNodeIDNode - Generic routine for adding a nodes info to the NodeID
347 /// data.
348 static void AddNodeIDNode(FoldingSetNodeID &ID, SDNode *N) {
349   AddNodeIDOpcode(ID, N->getOpcode());
350   // Add the return value info.
351   AddNodeIDValueTypes(ID, N->getVTList());
352   // Add the operand info.
353   AddNodeIDOperands(ID, N->op_begin(), N->getNumOperands());
354
355   // Handle SDNode leafs with special info.
356   switch (N->getOpcode()) {
357   default: break;  // Normal nodes don't need extra info.
358   case ISD::ARG_FLAGS:
359     ID.AddInteger(cast<ARG_FLAGSSDNode>(N)->getArgFlags().getRawBits());
360     break;
361   case ISD::TargetConstant:
362   case ISD::Constant:
363     ID.Add(cast<ConstantSDNode>(N)->getAPIntValue());
364     break;
365   case ISD::TargetConstantFP:
366   case ISD::ConstantFP: {
367     ID.Add(cast<ConstantFPSDNode>(N)->getValueAPF());
368     break;
369   }
370   case ISD::TargetGlobalAddress:
371   case ISD::GlobalAddress:
372   case ISD::TargetGlobalTLSAddress:
373   case ISD::GlobalTLSAddress: {
374     GlobalAddressSDNode *GA = cast<GlobalAddressSDNode>(N);
375     ID.AddPointer(GA->getGlobal());
376     ID.AddInteger(GA->getOffset());
377     break;
378   }
379   case ISD::BasicBlock:
380     ID.AddPointer(cast<BasicBlockSDNode>(N)->getBasicBlock());
381     break;
382   case ISD::Register:
383     ID.AddInteger(cast<RegisterSDNode>(N)->getReg());
384     break;
385   case ISD::SRCVALUE:
386     ID.AddPointer(cast<SrcValueSDNode>(N)->getValue());
387     break;
388   case ISD::MEMOPERAND: {
389     const MachineMemOperand &MO = cast<MemOperandSDNode>(N)->MO;
390     ID.AddPointer(MO.getValue());
391     ID.AddInteger(MO.getFlags());
392     ID.AddInteger(MO.getOffset());
393     ID.AddInteger(MO.getSize());
394     ID.AddInteger(MO.getAlignment());
395     break;
396   }
397   case ISD::FrameIndex:
398   case ISD::TargetFrameIndex:
399     ID.AddInteger(cast<FrameIndexSDNode>(N)->getIndex());
400     break;
401   case ISD::JumpTable:
402   case ISD::TargetJumpTable:
403     ID.AddInteger(cast<JumpTableSDNode>(N)->getIndex());
404     break;
405   case ISD::ConstantPool:
406   case ISD::TargetConstantPool: {
407     ConstantPoolSDNode *CP = cast<ConstantPoolSDNode>(N);
408     ID.AddInteger(CP->getAlignment());
409     ID.AddInteger(CP->getOffset());
410     if (CP->isMachineConstantPoolEntry())
411       CP->getMachineCPVal()->AddSelectionDAGCSEId(ID);
412     else
413       ID.AddPointer(CP->getConstVal());
414     break;
415   }
416   case ISD::LOAD: {
417     LoadSDNode *LD = cast<LoadSDNode>(N);
418     ID.AddInteger(LD->getAddressingMode());
419     ID.AddInteger(LD->getExtensionType());
420     ID.AddInteger(LD->getMemoryVT().getRawBits());
421     ID.AddInteger(LD->getAlignment());
422     ID.AddInteger(LD->isVolatile());
423     break;
424   }
425   case ISD::STORE: {
426     StoreSDNode *ST = cast<StoreSDNode>(N);
427     ID.AddInteger(ST->getAddressingMode());
428     ID.AddInteger(ST->isTruncatingStore());
429     ID.AddInteger(ST->getMemoryVT().getRawBits());
430     ID.AddInteger(ST->getAlignment());
431     ID.AddInteger(ST->isVolatile());
432     break;
433   }
434   case ISD::ATOMIC_CMP_SWAP:
435   case ISD::ATOMIC_LOAD_ADD:
436   case ISD::ATOMIC_SWAP:
437   case ISD::ATOMIC_LOAD_SUB:
438   case ISD::ATOMIC_LOAD_AND:
439   case ISD::ATOMIC_LOAD_OR:
440   case ISD::ATOMIC_LOAD_XOR:
441   case ISD::ATOMIC_LOAD_NAND:
442   case ISD::ATOMIC_LOAD_MIN:
443   case ISD::ATOMIC_LOAD_MAX:
444   case ISD::ATOMIC_LOAD_UMIN:
445   case ISD::ATOMIC_LOAD_UMAX: {
446     AtomicSDNode *AT = cast<AtomicSDNode>(N);
447     ID.AddInteger(AT->getAlignment());
448     ID.AddInteger(AT->isVolatile());
449     break;
450   }
451   } // end switch (N->getOpcode())
452 }
453
454 //===----------------------------------------------------------------------===//
455 //                              SelectionDAG Class
456 //===----------------------------------------------------------------------===//
457
458 /// RemoveDeadNodes - This method deletes all unreachable nodes in the
459 /// SelectionDAG.
460 void SelectionDAG::RemoveDeadNodes() {
461   // Create a dummy node (which is not added to allnodes), that adds a reference
462   // to the root node, preventing it from being deleted.
463   HandleSDNode Dummy(getRoot());
464
465   SmallVector<SDNode*, 128> DeadNodes;
466   
467   // Add all obviously-dead nodes to the DeadNodes worklist.
468   for (allnodes_iterator I = allnodes_begin(), E = allnodes_end(); I != E; ++I)
469     if (I->use_empty())
470       DeadNodes.push_back(I);
471
472   // Process the worklist, deleting the nodes and adding their uses to the
473   // worklist.
474   while (!DeadNodes.empty()) {
475     SDNode *N = DeadNodes.back();
476     DeadNodes.pop_back();
477     
478     // Take the node out of the appropriate CSE map.
479     RemoveNodeFromCSEMaps(N);
480
481     // Next, brutally remove the operand list.  This is safe to do, as there are
482     // no cycles in the graph.
483     for (SDNode::op_iterator I = N->op_begin(), E = N->op_end(); I != E; ++I) {
484       SDNode *Operand = I->getVal();
485       Operand->removeUser(std::distance(N->op_begin(), I), N);
486       
487       // Now that we removed this operand, see if there are no uses of it left.
488       if (Operand->use_empty())
489         DeadNodes.push_back(Operand);
490     }
491     if (N->OperandsNeedDelete) {
492       delete[] N->OperandList;
493     }
494     N->OperandList = 0;
495     N->NumOperands = 0;
496     
497     // Finally, remove N itself.
498     AllNodes.erase(N);
499   }
500   
501   // If the root changed (e.g. it was a dead load, update the root).
502   setRoot(Dummy.getValue());
503 }
504
505 void SelectionDAG::RemoveDeadNode(SDNode *N, DAGUpdateListener *UpdateListener){
506   SmallVector<SDNode*, 16> DeadNodes;
507   DeadNodes.push_back(N);
508
509   // Process the worklist, deleting the nodes and adding their uses to the
510   // worklist.
511   while (!DeadNodes.empty()) {
512     SDNode *N = DeadNodes.back();
513     DeadNodes.pop_back();
514     
515     if (UpdateListener)
516       UpdateListener->NodeDeleted(N, 0);
517     
518     // Take the node out of the appropriate CSE map.
519     RemoveNodeFromCSEMaps(N);
520
521     // Next, brutally remove the operand list.  This is safe to do, as there are
522     // no cycles in the graph.
523     for (SDNode::op_iterator I = N->op_begin(), E = N->op_end(); I != E; ++I) {
524       SDNode *Operand = I->getVal();
525       Operand->removeUser(std::distance(N->op_begin(), I), N);
526       
527       // Now that we removed this operand, see if there are no uses of it left.
528       if (Operand->use_empty())
529         DeadNodes.push_back(Operand);
530     }
531     if (N->OperandsNeedDelete) {
532       delete[] N->OperandList;
533     }
534     N->OperandList = 0;
535     N->NumOperands = 0;
536     
537     // Finally, remove N itself.
538     AllNodes.erase(N);
539   }
540 }
541
542 void SelectionDAG::DeleteNode(SDNode *N) {
543   assert(N->use_empty() && "Cannot delete a node that is not dead!");
544
545   // First take this out of the appropriate CSE map.
546   RemoveNodeFromCSEMaps(N);
547
548   // Finally, remove uses due to operands of this node, remove from the 
549   // AllNodes list, and delete the node.
550   DeleteNodeNotInCSEMaps(N);
551 }
552
553 void SelectionDAG::DeleteNodeNotInCSEMaps(SDNode *N) {
554
555   // Remove it from the AllNodes list.
556   AllNodes.remove(N);
557     
558   // Drop all of the operands and decrement used nodes use counts.
559   for (SDNode::op_iterator I = N->op_begin(), E = N->op_end(); I != E; ++I)
560     I->getVal()->removeUser(std::distance(N->op_begin(), I), N);
561   if (N->OperandsNeedDelete) {
562     delete[] N->OperandList;
563   }
564   N->OperandList = 0;
565   N->NumOperands = 0;
566   
567   delete N;
568 }
569
570 /// RemoveNodeFromCSEMaps - Take the specified node out of the CSE map that
571 /// correspond to it.  This is useful when we're about to delete or repurpose
572 /// the node.  We don't want future request for structurally identical nodes
573 /// to return N anymore.
574 void SelectionDAG::RemoveNodeFromCSEMaps(SDNode *N) {
575   bool Erased = false;
576   switch (N->getOpcode()) {
577   case ISD::HANDLENODE: return;  // noop.
578   case ISD::STRING:
579     Erased = StringNodes.erase(cast<StringSDNode>(N)->getValue());
580     break;
581   case ISD::CONDCODE:
582     assert(CondCodeNodes[cast<CondCodeSDNode>(N)->get()] &&
583            "Cond code doesn't exist!");
584     Erased = CondCodeNodes[cast<CondCodeSDNode>(N)->get()] != 0;
585     CondCodeNodes[cast<CondCodeSDNode>(N)->get()] = 0;
586     break;
587   case ISD::ExternalSymbol:
588     Erased = ExternalSymbols.erase(cast<ExternalSymbolSDNode>(N)->getSymbol());
589     break;
590   case ISD::TargetExternalSymbol:
591     Erased =
592       TargetExternalSymbols.erase(cast<ExternalSymbolSDNode>(N)->getSymbol());
593     break;
594   case ISD::VALUETYPE: {
595     MVT VT = cast<VTSDNode>(N)->getVT();
596     if (VT.isExtended()) {
597       Erased = ExtendedValueTypeNodes.erase(VT);
598     } else {
599       Erased = ValueTypeNodes[VT.getSimpleVT()] != 0;
600       ValueTypeNodes[VT.getSimpleVT()] = 0;
601     }
602     break;
603   }
604   default:
605     // Remove it from the CSE Map.
606     Erased = CSEMap.RemoveNode(N);
607     break;
608   }
609 #ifndef NDEBUG
610   // Verify that the node was actually in one of the CSE maps, unless it has a 
611   // flag result (which cannot be CSE'd) or is one of the special cases that are
612   // not subject to CSE.
613   if (!Erased && N->getValueType(N->getNumValues()-1) != MVT::Flag &&
614       !N->isTargetOpcode()) {
615     N->dump(this);
616     cerr << "\n";
617     assert(0 && "Node is not in map!");
618   }
619 #endif
620 }
621
622 /// AddNonLeafNodeToCSEMaps - Add the specified node back to the CSE maps.  It
623 /// has been taken out and modified in some way.  If the specified node already
624 /// exists in the CSE maps, do not modify the maps, but return the existing node
625 /// instead.  If it doesn't exist, add it and return null.
626 ///
627 SDNode *SelectionDAG::AddNonLeafNodeToCSEMaps(SDNode *N) {
628   assert(N->getNumOperands() && "This is a leaf node!");
629   if (N->getOpcode() == ISD::HANDLENODE || N->getValueType(0) == MVT::Flag)
630     return 0;    // Never add these nodes.
631   
632   // Check that remaining values produced are not flags.
633   for (unsigned i = 1, e = N->getNumValues(); i != e; ++i)
634     if (N->getValueType(i) == MVT::Flag)
635       return 0;   // Never CSE anything that produces a flag.
636   
637   SDNode *New = CSEMap.GetOrInsertNode(N);
638   if (New != N) return New;  // Node already existed.
639   return 0;
640 }
641
642 /// FindModifiedNodeSlot - Find a slot for the specified node if its operands
643 /// were replaced with those specified.  If this node is never memoized, 
644 /// return null, otherwise return a pointer to the slot it would take.  If a
645 /// node already exists with these operands, the slot will be non-null.
646 SDNode *SelectionDAG::FindModifiedNodeSlot(SDNode *N, SDOperand Op,
647                                            void *&InsertPos) {
648   if (N->getOpcode() == ISD::HANDLENODE || N->getValueType(0) == MVT::Flag)
649     return 0;    // Never add these nodes.
650   
651   // Check that remaining values produced are not flags.
652   for (unsigned i = 1, e = N->getNumValues(); i != e; ++i)
653     if (N->getValueType(i) == MVT::Flag)
654       return 0;   // Never CSE anything that produces a flag.
655   
656   SDOperand Ops[] = { Op };
657   FoldingSetNodeID ID;
658   AddNodeIDNode(ID, N->getOpcode(), N->getVTList(), Ops, 1);
659   return CSEMap.FindNodeOrInsertPos(ID, InsertPos);
660 }
661
662 /// FindModifiedNodeSlot - Find a slot for the specified node if its operands
663 /// were replaced with those specified.  If this node is never memoized, 
664 /// return null, otherwise return a pointer to the slot it would take.  If a
665 /// node already exists with these operands, the slot will be non-null.
666 SDNode *SelectionDAG::FindModifiedNodeSlot(SDNode *N, 
667                                            SDOperand Op1, SDOperand Op2,
668                                            void *&InsertPos) {
669   if (N->getOpcode() == ISD::HANDLENODE || N->getValueType(0) == MVT::Flag)
670     return 0;    // Never add these nodes.
671   
672   // Check that remaining values produced are not flags.
673   for (unsigned i = 1, e = N->getNumValues(); i != e; ++i)
674     if (N->getValueType(i) == MVT::Flag)
675       return 0;   // Never CSE anything that produces a flag.
676                                               
677   SDOperand Ops[] = { Op1, Op2 };
678   FoldingSetNodeID ID;
679   AddNodeIDNode(ID, N->getOpcode(), N->getVTList(), Ops, 2);
680   return CSEMap.FindNodeOrInsertPos(ID, InsertPos);
681 }
682
683
684 /// FindModifiedNodeSlot - Find a slot for the specified node if its operands
685 /// were replaced with those specified.  If this node is never memoized, 
686 /// return null, otherwise return a pointer to the slot it would take.  If a
687 /// node already exists with these operands, the slot will be non-null.
688 SDNode *SelectionDAG::FindModifiedNodeSlot(SDNode *N, 
689                                            SDOperandPtr Ops,unsigned NumOps,
690                                            void *&InsertPos) {
691   if (N->getOpcode() == ISD::HANDLENODE || N->getValueType(0) == MVT::Flag)
692     return 0;    // Never add these nodes.
693   
694   // Check that remaining values produced are not flags.
695   for (unsigned i = 1, e = N->getNumValues(); i != e; ++i)
696     if (N->getValueType(i) == MVT::Flag)
697       return 0;   // Never CSE anything that produces a flag.
698   
699   FoldingSetNodeID ID;
700   AddNodeIDNode(ID, N->getOpcode(), N->getVTList(), Ops, NumOps);
701   
702   if (const LoadSDNode *LD = dyn_cast<LoadSDNode>(N)) {
703     ID.AddInteger(LD->getAddressingMode());
704     ID.AddInteger(LD->getExtensionType());
705     ID.AddInteger(LD->getMemoryVT().getRawBits());
706     ID.AddInteger(LD->getAlignment());
707     ID.AddInteger(LD->isVolatile());
708   } else if (const StoreSDNode *ST = dyn_cast<StoreSDNode>(N)) {
709     ID.AddInteger(ST->getAddressingMode());
710     ID.AddInteger(ST->isTruncatingStore());
711     ID.AddInteger(ST->getMemoryVT().getRawBits());
712     ID.AddInteger(ST->getAlignment());
713     ID.AddInteger(ST->isVolatile());
714   }
715   
716   return CSEMap.FindNodeOrInsertPos(ID, InsertPos);
717 }
718
719
720 SelectionDAG::~SelectionDAG() {
721   while (!AllNodes.empty()) {
722     SDNode *N = AllNodes.begin();
723     N->SetNextInBucket(0);
724     if (N->OperandsNeedDelete) {
725       delete [] N->OperandList;
726     }
727     N->OperandList = 0;
728     N->NumOperands = 0;
729     AllNodes.pop_front();
730   }
731 }
732
733 SDOperand SelectionDAG::getZeroExtendInReg(SDOperand Op, MVT VT) {
734   if (Op.getValueType() == VT) return Op;
735   APInt Imm = APInt::getLowBitsSet(Op.getValueSizeInBits(),
736                                    VT.getSizeInBits());
737   return getNode(ISD::AND, Op.getValueType(), Op,
738                  getConstant(Imm, Op.getValueType()));
739 }
740
741 SDOperand SelectionDAG::getString(const std::string &Val) {
742   StringSDNode *&N = StringNodes[Val];
743   if (!N) {
744     N = new StringSDNode(Val);
745     AllNodes.push_back(N);
746   }
747   return SDOperand(N, 0);
748 }
749
750 SDOperand SelectionDAG::getConstant(uint64_t Val, MVT VT, bool isT) {
751   MVT EltVT =
752     VT.isVector() ? VT.getVectorElementType() : VT;
753
754   return getConstant(APInt(EltVT.getSizeInBits(), Val), VT, isT);
755 }
756
757 SDOperand SelectionDAG::getConstant(const APInt &Val, MVT VT, bool isT) {
758   assert(VT.isInteger() && "Cannot create FP integer constant!");
759
760   MVT EltVT =
761     VT.isVector() ? VT.getVectorElementType() : VT;
762   
763   assert(Val.getBitWidth() == EltVT.getSizeInBits() &&
764          "APInt size does not match type size!");
765
766   unsigned Opc = isT ? ISD::TargetConstant : ISD::Constant;
767   FoldingSetNodeID ID;
768   AddNodeIDNode(ID, Opc, getVTList(EltVT), (SDOperand*)0, 0);
769   ID.Add(Val);
770   void *IP = 0;
771   SDNode *N = NULL;
772   if ((N = CSEMap.FindNodeOrInsertPos(ID, IP)))
773     if (!VT.isVector())
774       return SDOperand(N, 0);
775   if (!N) {
776     N = new ConstantSDNode(isT, Val, EltVT);
777     CSEMap.InsertNode(N, IP);
778     AllNodes.push_back(N);
779   }
780
781   SDOperand Result(N, 0);
782   if (VT.isVector()) {
783     SmallVector<SDOperand, 8> Ops;
784     Ops.assign(VT.getVectorNumElements(), Result);
785     Result = getNode(ISD::BUILD_VECTOR, VT, &Ops[0], Ops.size());
786   }
787   return Result;
788 }
789
790 SDOperand SelectionDAG::getIntPtrConstant(uint64_t Val, bool isTarget) {
791   return getConstant(Val, TLI.getPointerTy(), isTarget);
792 }
793
794
795 SDOperand SelectionDAG::getConstantFP(const APFloat& V, MVT VT, bool isTarget) {
796   assert(VT.isFloatingPoint() && "Cannot create integer FP constant!");
797                                 
798   MVT EltVT =
799     VT.isVector() ? VT.getVectorElementType() : VT;
800
801   // Do the map lookup using the actual bit pattern for the floating point
802   // value, so that we don't have problems with 0.0 comparing equal to -0.0, and
803   // we don't have issues with SNANs.
804   unsigned Opc = isTarget ? ISD::TargetConstantFP : ISD::ConstantFP;
805   FoldingSetNodeID ID;
806   AddNodeIDNode(ID, Opc, getVTList(EltVT), (SDOperand*)0, 0);
807   ID.Add(V);
808   void *IP = 0;
809   SDNode *N = NULL;
810   if ((N = CSEMap.FindNodeOrInsertPos(ID, IP)))
811     if (!VT.isVector())
812       return SDOperand(N, 0);
813   if (!N) {
814     N = new ConstantFPSDNode(isTarget, V, EltVT);
815     CSEMap.InsertNode(N, IP);
816     AllNodes.push_back(N);
817   }
818
819   SDOperand Result(N, 0);
820   if (VT.isVector()) {
821     SmallVector<SDOperand, 8> Ops;
822     Ops.assign(VT.getVectorNumElements(), Result);
823     Result = getNode(ISD::BUILD_VECTOR, VT, &Ops[0], Ops.size());
824   }
825   return Result;
826 }
827
828 SDOperand SelectionDAG::getConstantFP(double Val, MVT VT, bool isTarget) {
829   MVT EltVT =
830     VT.isVector() ? VT.getVectorElementType() : VT;
831   if (EltVT==MVT::f32)
832     return getConstantFP(APFloat((float)Val), VT, isTarget);
833   else
834     return getConstantFP(APFloat(Val), VT, isTarget);
835 }
836
837 SDOperand SelectionDAG::getGlobalAddress(const GlobalValue *GV,
838                                          MVT VT, int Offset,
839                                          bool isTargetGA) {
840   unsigned Opc;
841
842   const GlobalVariable *GVar = dyn_cast<GlobalVariable>(GV);
843   if (!GVar) {
844     // If GV is an alias then use the aliasee for determining thread-localness.
845     if (const GlobalAlias *GA = dyn_cast<GlobalAlias>(GV))
846       GVar = dyn_cast_or_null<GlobalVariable>(GA->resolveAliasedGlobal());
847   }
848
849   if (GVar && GVar->isThreadLocal())
850     Opc = isTargetGA ? ISD::TargetGlobalTLSAddress : ISD::GlobalTLSAddress;
851   else
852     Opc = isTargetGA ? ISD::TargetGlobalAddress : ISD::GlobalAddress;
853
854   FoldingSetNodeID ID;
855   AddNodeIDNode(ID, Opc, getVTList(VT), (SDOperand*)0, 0);
856   ID.AddPointer(GV);
857   ID.AddInteger(Offset);
858   void *IP = 0;
859   if (SDNode *E = CSEMap.FindNodeOrInsertPos(ID, IP))
860    return SDOperand(E, 0);
861   SDNode *N = new GlobalAddressSDNode(isTargetGA, GV, VT, Offset);
862   CSEMap.InsertNode(N, IP);
863   AllNodes.push_back(N);
864   return SDOperand(N, 0);
865 }
866
867 SDOperand SelectionDAG::getFrameIndex(int FI, MVT VT, bool isTarget) {
868   unsigned Opc = isTarget ? ISD::TargetFrameIndex : ISD::FrameIndex;
869   FoldingSetNodeID ID;
870   AddNodeIDNode(ID, Opc, getVTList(VT), (SDOperand*)0, 0);
871   ID.AddInteger(FI);
872   void *IP = 0;
873   if (SDNode *E = CSEMap.FindNodeOrInsertPos(ID, IP))
874     return SDOperand(E, 0);
875   SDNode *N = new FrameIndexSDNode(FI, VT, isTarget);
876   CSEMap.InsertNode(N, IP);
877   AllNodes.push_back(N);
878   return SDOperand(N, 0);
879 }
880
881 SDOperand SelectionDAG::getJumpTable(int JTI, MVT VT, bool isTarget){
882   unsigned Opc = isTarget ? ISD::TargetJumpTable : ISD::JumpTable;
883   FoldingSetNodeID ID;
884   AddNodeIDNode(ID, Opc, getVTList(VT), (SDOperand*)0, 0);
885   ID.AddInteger(JTI);
886   void *IP = 0;
887   if (SDNode *E = CSEMap.FindNodeOrInsertPos(ID, IP))
888     return SDOperand(E, 0);
889   SDNode *N = new JumpTableSDNode(JTI, VT, isTarget);
890   CSEMap.InsertNode(N, IP);
891   AllNodes.push_back(N);
892   return SDOperand(N, 0);
893 }
894
895 SDOperand SelectionDAG::getConstantPool(Constant *C, MVT VT,
896                                         unsigned Alignment, int Offset,
897                                         bool isTarget) {
898   unsigned Opc = isTarget ? ISD::TargetConstantPool : ISD::ConstantPool;
899   FoldingSetNodeID ID;
900   AddNodeIDNode(ID, Opc, getVTList(VT), (SDOperand*)0, 0);
901   ID.AddInteger(Alignment);
902   ID.AddInteger(Offset);
903   ID.AddPointer(C);
904   void *IP = 0;
905   if (SDNode *E = CSEMap.FindNodeOrInsertPos(ID, IP))
906     return SDOperand(E, 0);
907   SDNode *N = new ConstantPoolSDNode(isTarget, C, VT, Offset, Alignment);
908   CSEMap.InsertNode(N, IP);
909   AllNodes.push_back(N);
910   return SDOperand(N, 0);
911 }
912
913
914 SDOperand SelectionDAG::getConstantPool(MachineConstantPoolValue *C, MVT VT,
915                                         unsigned Alignment, int Offset,
916                                         bool isTarget) {
917   unsigned Opc = isTarget ? ISD::TargetConstantPool : ISD::ConstantPool;
918   FoldingSetNodeID ID;
919   AddNodeIDNode(ID, Opc, getVTList(VT), (SDOperand*)0, 0);
920   ID.AddInteger(Alignment);
921   ID.AddInteger(Offset);
922   C->AddSelectionDAGCSEId(ID);
923   void *IP = 0;
924   if (SDNode *E = CSEMap.FindNodeOrInsertPos(ID, IP))
925     return SDOperand(E, 0);
926   SDNode *N = new ConstantPoolSDNode(isTarget, C, VT, Offset, Alignment);
927   CSEMap.InsertNode(N, IP);
928   AllNodes.push_back(N);
929   return SDOperand(N, 0);
930 }
931
932
933 SDOperand SelectionDAG::getBasicBlock(MachineBasicBlock *MBB) {
934   FoldingSetNodeID ID;
935   AddNodeIDNode(ID, ISD::BasicBlock, getVTList(MVT::Other), (SDOperand*)0, 0);
936   ID.AddPointer(MBB);
937   void *IP = 0;
938   if (SDNode *E = CSEMap.FindNodeOrInsertPos(ID, IP))
939     return SDOperand(E, 0);
940   SDNode *N = new BasicBlockSDNode(MBB);
941   CSEMap.InsertNode(N, IP);
942   AllNodes.push_back(N);
943   return SDOperand(N, 0);
944 }
945
946 SDOperand SelectionDAG::getArgFlags(ISD::ArgFlagsTy Flags) {
947   FoldingSetNodeID ID;
948   AddNodeIDNode(ID, ISD::ARG_FLAGS, getVTList(MVT::Other), (SDOperand*)0, 0);
949   ID.AddInteger(Flags.getRawBits());
950   void *IP = 0;
951   if (SDNode *E = CSEMap.FindNodeOrInsertPos(ID, IP))
952     return SDOperand(E, 0);
953   SDNode *N = new ARG_FLAGSSDNode(Flags);
954   CSEMap.InsertNode(N, IP);
955   AllNodes.push_back(N);
956   return SDOperand(N, 0);
957 }
958
959 SDOperand SelectionDAG::getValueType(MVT VT) {
960   if (VT.isSimple() && (unsigned)VT.getSimpleVT() >= ValueTypeNodes.size())
961     ValueTypeNodes.resize(VT.getSimpleVT()+1);
962
963   SDNode *&N = VT.isExtended() ?
964     ExtendedValueTypeNodes[VT] : ValueTypeNodes[VT.getSimpleVT()];
965
966   if (N) return SDOperand(N, 0);
967   N = new VTSDNode(VT);
968   AllNodes.push_back(N);
969   return SDOperand(N, 0);
970 }
971
972 SDOperand SelectionDAG::getExternalSymbol(const char *Sym, MVT VT) {
973   SDNode *&N = ExternalSymbols[Sym];
974   if (N) return SDOperand(N, 0);
975   N = new ExternalSymbolSDNode(false, Sym, VT);
976   AllNodes.push_back(N);
977   return SDOperand(N, 0);
978 }
979
980 SDOperand SelectionDAG::getTargetExternalSymbol(const char *Sym, MVT VT) {
981   SDNode *&N = TargetExternalSymbols[Sym];
982   if (N) return SDOperand(N, 0);
983   N = new ExternalSymbolSDNode(true, Sym, VT);
984   AllNodes.push_back(N);
985   return SDOperand(N, 0);
986 }
987
988 SDOperand SelectionDAG::getCondCode(ISD::CondCode Cond) {
989   if ((unsigned)Cond >= CondCodeNodes.size())
990     CondCodeNodes.resize(Cond+1);
991
992   if (CondCodeNodes[Cond] == 0) {
993     CondCodeNodes[Cond] = new CondCodeSDNode(Cond);
994     AllNodes.push_back(CondCodeNodes[Cond]);
995   }
996   return SDOperand(CondCodeNodes[Cond], 0);
997 }
998
999 SDOperand SelectionDAG::getRegister(unsigned RegNo, MVT VT) {
1000   FoldingSetNodeID ID;
1001   AddNodeIDNode(ID, ISD::Register, getVTList(VT), (SDOperand*)0, 0);
1002   ID.AddInteger(RegNo);
1003   void *IP = 0;
1004   if (SDNode *E = CSEMap.FindNodeOrInsertPos(ID, IP))
1005     return SDOperand(E, 0);
1006   SDNode *N = new RegisterSDNode(RegNo, VT);
1007   CSEMap.InsertNode(N, IP);
1008   AllNodes.push_back(N);
1009   return SDOperand(N, 0);
1010 }
1011
1012 SDOperand SelectionDAG::getSrcValue(const Value *V) {
1013   assert((!V || isa<PointerType>(V->getType())) &&
1014          "SrcValue is not a pointer?");
1015
1016   FoldingSetNodeID ID;
1017   AddNodeIDNode(ID, ISD::SRCVALUE, getVTList(MVT::Other), (SDOperand*)0, 0);
1018   ID.AddPointer(V);
1019
1020   void *IP = 0;
1021   if (SDNode *E = CSEMap.FindNodeOrInsertPos(ID, IP))
1022     return SDOperand(E, 0);
1023
1024   SDNode *N = new SrcValueSDNode(V);
1025   CSEMap.InsertNode(N, IP);
1026   AllNodes.push_back(N);
1027   return SDOperand(N, 0);
1028 }
1029
1030 SDOperand SelectionDAG::getMemOperand(const MachineMemOperand &MO) {
1031   const Value *v = MO.getValue();
1032   assert((!v || isa<PointerType>(v->getType())) &&
1033          "SrcValue is not a pointer?");
1034
1035   FoldingSetNodeID ID;
1036   AddNodeIDNode(ID, ISD::MEMOPERAND, getVTList(MVT::Other), (SDOperand*)0, 0);
1037   ID.AddPointer(v);
1038   ID.AddInteger(MO.getFlags());
1039   ID.AddInteger(MO.getOffset());
1040   ID.AddInteger(MO.getSize());
1041   ID.AddInteger(MO.getAlignment());
1042
1043   void *IP = 0;
1044   if (SDNode *E = CSEMap.FindNodeOrInsertPos(ID, IP))
1045     return SDOperand(E, 0);
1046
1047   SDNode *N = new MemOperandSDNode(MO);
1048   CSEMap.InsertNode(N, IP);
1049   AllNodes.push_back(N);
1050   return SDOperand(N, 0);
1051 }
1052
1053 /// CreateStackTemporary - Create a stack temporary, suitable for holding the
1054 /// specified value type.
1055 SDOperand SelectionDAG::CreateStackTemporary(MVT VT) {
1056   MachineFrameInfo *FrameInfo = getMachineFunction().getFrameInfo();
1057   unsigned ByteSize = VT.getSizeInBits()/8;
1058   const Type *Ty = VT.getTypeForMVT();
1059   unsigned StackAlign = (unsigned)TLI.getTargetData()->getPrefTypeAlignment(Ty);
1060   int FrameIdx = FrameInfo->CreateStackObject(ByteSize, StackAlign);
1061   return getFrameIndex(FrameIdx, TLI.getPointerTy());
1062 }
1063
1064
1065 SDOperand SelectionDAG::FoldSetCC(MVT VT, SDOperand N1,
1066                                   SDOperand N2, ISD::CondCode Cond) {
1067   // These setcc operations always fold.
1068   switch (Cond) {
1069   default: break;
1070   case ISD::SETFALSE:
1071   case ISD::SETFALSE2: return getConstant(0, VT);
1072   case ISD::SETTRUE:
1073   case ISD::SETTRUE2:  return getConstant(1, VT);
1074     
1075   case ISD::SETOEQ:
1076   case ISD::SETOGT:
1077   case ISD::SETOGE:
1078   case ISD::SETOLT:
1079   case ISD::SETOLE:
1080   case ISD::SETONE:
1081   case ISD::SETO:
1082   case ISD::SETUO:
1083   case ISD::SETUEQ:
1084   case ISD::SETUNE:
1085     assert(!N1.getValueType().isInteger() && "Illegal setcc for integer!");
1086     break;
1087   }
1088   
1089   if (ConstantSDNode *N2C = dyn_cast<ConstantSDNode>(N2.Val)) {
1090     const APInt &C2 = N2C->getAPIntValue();
1091     if (ConstantSDNode *N1C = dyn_cast<ConstantSDNode>(N1.Val)) {
1092       const APInt &C1 = N1C->getAPIntValue();
1093       
1094       switch (Cond) {
1095       default: assert(0 && "Unknown integer setcc!");
1096       case ISD::SETEQ:  return getConstant(C1 == C2, VT);
1097       case ISD::SETNE:  return getConstant(C1 != C2, VT);
1098       case ISD::SETULT: return getConstant(C1.ult(C2), VT);
1099       case ISD::SETUGT: return getConstant(C1.ugt(C2), VT);
1100       case ISD::SETULE: return getConstant(C1.ule(C2), VT);
1101       case ISD::SETUGE: return getConstant(C1.uge(C2), VT);
1102       case ISD::SETLT:  return getConstant(C1.slt(C2), VT);
1103       case ISD::SETGT:  return getConstant(C1.sgt(C2), VT);
1104       case ISD::SETLE:  return getConstant(C1.sle(C2), VT);
1105       case ISD::SETGE:  return getConstant(C1.sge(C2), VT);
1106       }
1107     }
1108   }
1109   if (ConstantFPSDNode *N1C = dyn_cast<ConstantFPSDNode>(N1.Val)) {
1110     if (ConstantFPSDNode *N2C = dyn_cast<ConstantFPSDNode>(N2.Val)) {
1111       // No compile time operations on this type yet.
1112       if (N1C->getValueType(0) == MVT::ppcf128)
1113         return SDOperand();
1114
1115       APFloat::cmpResult R = N1C->getValueAPF().compare(N2C->getValueAPF());
1116       switch (Cond) {
1117       default: break;
1118       case ISD::SETEQ:  if (R==APFloat::cmpUnordered) 
1119                           return getNode(ISD::UNDEF, VT);
1120                         // fall through
1121       case ISD::SETOEQ: return getConstant(R==APFloat::cmpEqual, VT);
1122       case ISD::SETNE:  if (R==APFloat::cmpUnordered) 
1123                           return getNode(ISD::UNDEF, VT);
1124                         // fall through
1125       case ISD::SETONE: return getConstant(R==APFloat::cmpGreaterThan ||
1126                                            R==APFloat::cmpLessThan, VT);
1127       case ISD::SETLT:  if (R==APFloat::cmpUnordered) 
1128                           return getNode(ISD::UNDEF, VT);
1129                         // fall through
1130       case ISD::SETOLT: return getConstant(R==APFloat::cmpLessThan, VT);
1131       case ISD::SETGT:  if (R==APFloat::cmpUnordered) 
1132                           return getNode(ISD::UNDEF, VT);
1133                         // fall through
1134       case ISD::SETOGT: return getConstant(R==APFloat::cmpGreaterThan, VT);
1135       case ISD::SETLE:  if (R==APFloat::cmpUnordered) 
1136                           return getNode(ISD::UNDEF, VT);
1137                         // fall through
1138       case ISD::SETOLE: return getConstant(R==APFloat::cmpLessThan ||
1139                                            R==APFloat::cmpEqual, VT);
1140       case ISD::SETGE:  if (R==APFloat::cmpUnordered) 
1141                           return getNode(ISD::UNDEF, VT);
1142                         // fall through
1143       case ISD::SETOGE: return getConstant(R==APFloat::cmpGreaterThan ||
1144                                            R==APFloat::cmpEqual, VT);
1145       case ISD::SETO:   return getConstant(R!=APFloat::cmpUnordered, VT);
1146       case ISD::SETUO:  return getConstant(R==APFloat::cmpUnordered, VT);
1147       case ISD::SETUEQ: return getConstant(R==APFloat::cmpUnordered ||
1148                                            R==APFloat::cmpEqual, VT);
1149       case ISD::SETUNE: return getConstant(R!=APFloat::cmpEqual, VT);
1150       case ISD::SETULT: return getConstant(R==APFloat::cmpUnordered ||
1151                                            R==APFloat::cmpLessThan, VT);
1152       case ISD::SETUGT: return getConstant(R==APFloat::cmpGreaterThan ||
1153                                            R==APFloat::cmpUnordered, VT);
1154       case ISD::SETULE: return getConstant(R!=APFloat::cmpGreaterThan, VT);
1155       case ISD::SETUGE: return getConstant(R!=APFloat::cmpLessThan, VT);
1156       }
1157     } else {
1158       // Ensure that the constant occurs on the RHS.
1159       return getSetCC(VT, N2, N1, ISD::getSetCCSwappedOperands(Cond));
1160     }
1161   }
1162
1163   // Could not fold it.
1164   return SDOperand();
1165 }
1166
1167 /// SignBitIsZero - Return true if the sign bit of Op is known to be zero.  We
1168 /// use this predicate to simplify operations downstream.
1169 bool SelectionDAG::SignBitIsZero(SDOperand Op, unsigned Depth) const {
1170   unsigned BitWidth = Op.getValueSizeInBits();
1171   return MaskedValueIsZero(Op, APInt::getSignBit(BitWidth), Depth);
1172 }
1173
1174 /// MaskedValueIsZero - Return true if 'V & Mask' is known to be zero.  We use
1175 /// this predicate to simplify operations downstream.  Mask is known to be zero
1176 /// for bits that V cannot have.
1177 bool SelectionDAG::MaskedValueIsZero(SDOperand Op, const APInt &Mask, 
1178                                      unsigned Depth) const {
1179   APInt KnownZero, KnownOne;
1180   ComputeMaskedBits(Op, Mask, KnownZero, KnownOne, Depth);
1181   assert((KnownZero & KnownOne) == 0 && "Bits known to be one AND zero?"); 
1182   return (KnownZero & Mask) == Mask;
1183 }
1184
1185 /// ComputeMaskedBits - Determine which of the bits specified in Mask are
1186 /// known to be either zero or one and return them in the KnownZero/KnownOne
1187 /// bitsets.  This code only analyzes bits in Mask, in order to short-circuit
1188 /// processing.
1189 void SelectionDAG::ComputeMaskedBits(SDOperand Op, const APInt &Mask, 
1190                                      APInt &KnownZero, APInt &KnownOne,
1191                                      unsigned Depth) const {
1192   unsigned BitWidth = Mask.getBitWidth();
1193   assert(BitWidth == Op.getValueType().getSizeInBits() &&
1194          "Mask size mismatches value type size!");
1195
1196   KnownZero = KnownOne = APInt(BitWidth, 0);   // Don't know anything.
1197   if (Depth == 6 || Mask == 0)
1198     return;  // Limit search depth.
1199   
1200   APInt KnownZero2, KnownOne2;
1201
1202   switch (Op.getOpcode()) {
1203   case ISD::Constant:
1204     // We know all of the bits for a constant!
1205     KnownOne = cast<ConstantSDNode>(Op)->getAPIntValue() & Mask;
1206     KnownZero = ~KnownOne & Mask;
1207     return;
1208   case ISD::AND:
1209     // If either the LHS or the RHS are Zero, the result is zero.
1210     ComputeMaskedBits(Op.getOperand(1), Mask, KnownZero, KnownOne, Depth+1);
1211     ComputeMaskedBits(Op.getOperand(0), Mask & ~KnownZero,
1212                       KnownZero2, KnownOne2, Depth+1);
1213     assert((KnownZero & KnownOne) == 0 && "Bits known to be one AND zero?"); 
1214     assert((KnownZero2 & KnownOne2) == 0 && "Bits known to be one AND zero?"); 
1215
1216     // Output known-1 bits are only known if set in both the LHS & RHS.
1217     KnownOne &= KnownOne2;
1218     // Output known-0 are known to be clear if zero in either the LHS | RHS.
1219     KnownZero |= KnownZero2;
1220     return;
1221   case ISD::OR:
1222     ComputeMaskedBits(Op.getOperand(1), Mask, KnownZero, KnownOne, Depth+1);
1223     ComputeMaskedBits(Op.getOperand(0), Mask & ~KnownOne,
1224                       KnownZero2, KnownOne2, Depth+1);
1225     assert((KnownZero & KnownOne) == 0 && "Bits known to be one AND zero?"); 
1226     assert((KnownZero2 & KnownOne2) == 0 && "Bits known to be one AND zero?"); 
1227     
1228     // Output known-0 bits are only known if clear in both the LHS & RHS.
1229     KnownZero &= KnownZero2;
1230     // Output known-1 are known to be set if set in either the LHS | RHS.
1231     KnownOne |= KnownOne2;
1232     return;
1233   case ISD::XOR: {
1234     ComputeMaskedBits(Op.getOperand(1), Mask, KnownZero, KnownOne, Depth+1);
1235     ComputeMaskedBits(Op.getOperand(0), Mask, KnownZero2, KnownOne2, Depth+1);
1236     assert((KnownZero & KnownOne) == 0 && "Bits known to be one AND zero?"); 
1237     assert((KnownZero2 & KnownOne2) == 0 && "Bits known to be one AND zero?"); 
1238     
1239     // Output known-0 bits are known if clear or set in both the LHS & RHS.
1240     APInt KnownZeroOut = (KnownZero & KnownZero2) | (KnownOne & KnownOne2);
1241     // Output known-1 are known to be set if set in only one of the LHS, RHS.
1242     KnownOne = (KnownZero & KnownOne2) | (KnownOne & KnownZero2);
1243     KnownZero = KnownZeroOut;
1244     return;
1245   }
1246   case ISD::MUL: {
1247     APInt Mask2 = APInt::getAllOnesValue(BitWidth);
1248     ComputeMaskedBits(Op.getOperand(1), Mask2, KnownZero, KnownOne, Depth+1);
1249     ComputeMaskedBits(Op.getOperand(0), Mask2, KnownZero2, KnownOne2, Depth+1);
1250     assert((KnownZero & KnownOne) == 0 && "Bits known to be one AND zero?");
1251     assert((KnownZero2 & KnownOne2) == 0 && "Bits known to be one AND zero?");
1252
1253     // If low bits are zero in either operand, output low known-0 bits.
1254     // Also compute a conserative estimate for high known-0 bits.
1255     // More trickiness is possible, but this is sufficient for the
1256     // interesting case of alignment computation.
1257     KnownOne.clear();
1258     unsigned TrailZ = KnownZero.countTrailingOnes() +
1259                       KnownZero2.countTrailingOnes();
1260     unsigned LeadZ =  std::max(KnownZero.countLeadingOnes() +
1261                                KnownZero2.countLeadingOnes(),
1262                                BitWidth) - BitWidth;
1263
1264     TrailZ = std::min(TrailZ, BitWidth);
1265     LeadZ = std::min(LeadZ, BitWidth);
1266     KnownZero = APInt::getLowBitsSet(BitWidth, TrailZ) |
1267                 APInt::getHighBitsSet(BitWidth, LeadZ);
1268     KnownZero &= Mask;
1269     return;
1270   }
1271   case ISD::UDIV: {
1272     // For the purposes of computing leading zeros we can conservatively
1273     // treat a udiv as a logical right shift by the power of 2 known to
1274     // be less than the denominator.
1275     APInt AllOnes = APInt::getAllOnesValue(BitWidth);
1276     ComputeMaskedBits(Op.getOperand(0),
1277                       AllOnes, KnownZero2, KnownOne2, Depth+1);
1278     unsigned LeadZ = KnownZero2.countLeadingOnes();
1279
1280     KnownOne2.clear();
1281     KnownZero2.clear();
1282     ComputeMaskedBits(Op.getOperand(1),
1283                       AllOnes, KnownZero2, KnownOne2, Depth+1);
1284     unsigned RHSUnknownLeadingOnes = KnownOne2.countLeadingZeros();
1285     if (RHSUnknownLeadingOnes != BitWidth)
1286       LeadZ = std::min(BitWidth,
1287                        LeadZ + BitWidth - RHSUnknownLeadingOnes - 1);
1288
1289     KnownZero = APInt::getHighBitsSet(BitWidth, LeadZ) & Mask;
1290     return;
1291   }
1292   case ISD::SELECT:
1293     ComputeMaskedBits(Op.getOperand(2), Mask, KnownZero, KnownOne, Depth+1);
1294     ComputeMaskedBits(Op.getOperand(1), Mask, KnownZero2, KnownOne2, Depth+1);
1295     assert((KnownZero & KnownOne) == 0 && "Bits known to be one AND zero?"); 
1296     assert((KnownZero2 & KnownOne2) == 0 && "Bits known to be one AND zero?"); 
1297     
1298     // Only known if known in both the LHS and RHS.
1299     KnownOne &= KnownOne2;
1300     KnownZero &= KnownZero2;
1301     return;
1302   case ISD::SELECT_CC:
1303     ComputeMaskedBits(Op.getOperand(3), Mask, KnownZero, KnownOne, Depth+1);
1304     ComputeMaskedBits(Op.getOperand(2), Mask, KnownZero2, KnownOne2, Depth+1);
1305     assert((KnownZero & KnownOne) == 0 && "Bits known to be one AND zero?"); 
1306     assert((KnownZero2 & KnownOne2) == 0 && "Bits known to be one AND zero?"); 
1307     
1308     // Only known if known in both the LHS and RHS.
1309     KnownOne &= KnownOne2;
1310     KnownZero &= KnownZero2;
1311     return;
1312   case ISD::SETCC:
1313     // If we know the result of a setcc has the top bits zero, use this info.
1314     if (TLI.getSetCCResultContents() == TargetLowering::ZeroOrOneSetCCResult &&
1315         BitWidth > 1)
1316       KnownZero |= APInt::getHighBitsSet(BitWidth, BitWidth - 1);
1317     return;
1318   case ISD::SHL:
1319     // (shl X, C1) & C2 == 0   iff   (X & C2 >>u C1) == 0
1320     if (ConstantSDNode *SA = dyn_cast<ConstantSDNode>(Op.getOperand(1))) {
1321       unsigned ShAmt = SA->getValue();
1322
1323       // If the shift count is an invalid immediate, don't do anything.
1324       if (ShAmt >= BitWidth)
1325         return;
1326
1327       ComputeMaskedBits(Op.getOperand(0), Mask.lshr(ShAmt),
1328                         KnownZero, KnownOne, Depth+1);
1329       assert((KnownZero & KnownOne) == 0 && "Bits known to be one AND zero?"); 
1330       KnownZero <<= ShAmt;
1331       KnownOne  <<= ShAmt;
1332       // low bits known zero.
1333       KnownZero |= APInt::getLowBitsSet(BitWidth, ShAmt);
1334     }
1335     return;
1336   case ISD::SRL:
1337     // (ushr X, C1) & C2 == 0   iff  (-1 >> C1) & C2 == 0
1338     if (ConstantSDNode *SA = dyn_cast<ConstantSDNode>(Op.getOperand(1))) {
1339       unsigned ShAmt = SA->getValue();
1340
1341       // If the shift count is an invalid immediate, don't do anything.
1342       if (ShAmt >= BitWidth)
1343         return;
1344
1345       ComputeMaskedBits(Op.getOperand(0), (Mask << ShAmt),
1346                         KnownZero, KnownOne, Depth+1);
1347       assert((KnownZero & KnownOne) == 0 && "Bits known to be one AND zero?"); 
1348       KnownZero = KnownZero.lshr(ShAmt);
1349       KnownOne  = KnownOne.lshr(ShAmt);
1350
1351       APInt HighBits = APInt::getHighBitsSet(BitWidth, ShAmt) & Mask;
1352       KnownZero |= HighBits;  // High bits known zero.
1353     }
1354     return;
1355   case ISD::SRA:
1356     if (ConstantSDNode *SA = dyn_cast<ConstantSDNode>(Op.getOperand(1))) {
1357       unsigned ShAmt = SA->getValue();
1358
1359       // If the shift count is an invalid immediate, don't do anything.
1360       if (ShAmt >= BitWidth)
1361         return;
1362
1363       APInt InDemandedMask = (Mask << ShAmt);
1364       // If any of the demanded bits are produced by the sign extension, we also
1365       // demand the input sign bit.
1366       APInt HighBits = APInt::getHighBitsSet(BitWidth, ShAmt) & Mask;
1367       if (HighBits.getBoolValue())
1368         InDemandedMask |= APInt::getSignBit(BitWidth);
1369       
1370       ComputeMaskedBits(Op.getOperand(0), InDemandedMask, KnownZero, KnownOne,
1371                         Depth+1);
1372       assert((KnownZero & KnownOne) == 0 && "Bits known to be one AND zero?"); 
1373       KnownZero = KnownZero.lshr(ShAmt);
1374       KnownOne  = KnownOne.lshr(ShAmt);
1375       
1376       // Handle the sign bits.
1377       APInt SignBit = APInt::getSignBit(BitWidth);
1378       SignBit = SignBit.lshr(ShAmt);  // Adjust to where it is now in the mask.
1379       
1380       if (KnownZero.intersects(SignBit)) {
1381         KnownZero |= HighBits;  // New bits are known zero.
1382       } else if (KnownOne.intersects(SignBit)) {
1383         KnownOne  |= HighBits;  // New bits are known one.
1384       }
1385     }
1386     return;
1387   case ISD::SIGN_EXTEND_INREG: {
1388     MVT EVT = cast<VTSDNode>(Op.getOperand(1))->getVT();
1389     unsigned EBits = EVT.getSizeInBits();
1390     
1391     // Sign extension.  Compute the demanded bits in the result that are not 
1392     // present in the input.
1393     APInt NewBits = APInt::getHighBitsSet(BitWidth, BitWidth - EBits) & Mask;
1394
1395     APInt InSignBit = APInt::getSignBit(EBits);
1396     APInt InputDemandedBits = Mask & APInt::getLowBitsSet(BitWidth, EBits);
1397     
1398     // If the sign extended bits are demanded, we know that the sign
1399     // bit is demanded.
1400     InSignBit.zext(BitWidth);
1401     if (NewBits.getBoolValue())
1402       InputDemandedBits |= InSignBit;
1403     
1404     ComputeMaskedBits(Op.getOperand(0), InputDemandedBits,
1405                       KnownZero, KnownOne, Depth+1);
1406     assert((KnownZero & KnownOne) == 0 && "Bits known to be one AND zero?"); 
1407     
1408     // If the sign bit of the input is known set or clear, then we know the
1409     // top bits of the result.
1410     if (KnownZero.intersects(InSignBit)) {         // Input sign bit known clear
1411       KnownZero |= NewBits;
1412       KnownOne  &= ~NewBits;
1413     } else if (KnownOne.intersects(InSignBit)) {   // Input sign bit known set
1414       KnownOne  |= NewBits;
1415       KnownZero &= ~NewBits;
1416     } else {                              // Input sign bit unknown
1417       KnownZero &= ~NewBits;
1418       KnownOne  &= ~NewBits;
1419     }
1420     return;
1421   }
1422   case ISD::CTTZ:
1423   case ISD::CTLZ:
1424   case ISD::CTPOP: {
1425     unsigned LowBits = Log2_32(BitWidth)+1;
1426     KnownZero = APInt::getHighBitsSet(BitWidth, BitWidth - LowBits);
1427     KnownOne.clear();
1428     return;
1429   }
1430   case ISD::LOAD: {
1431     if (ISD::isZEXTLoad(Op.Val)) {
1432       LoadSDNode *LD = cast<LoadSDNode>(Op);
1433       MVT VT = LD->getMemoryVT();
1434       unsigned MemBits = VT.getSizeInBits();
1435       KnownZero |= APInt::getHighBitsSet(BitWidth, BitWidth - MemBits) & Mask;
1436     }
1437     return;
1438   }
1439   case ISD::ZERO_EXTEND: {
1440     MVT InVT = Op.getOperand(0).getValueType();
1441     unsigned InBits = InVT.getSizeInBits();
1442     APInt NewBits   = APInt::getHighBitsSet(BitWidth, BitWidth - InBits) & Mask;
1443     APInt InMask    = Mask;
1444     InMask.trunc(InBits);
1445     KnownZero.trunc(InBits);
1446     KnownOne.trunc(InBits);
1447     ComputeMaskedBits(Op.getOperand(0), InMask, KnownZero, KnownOne, Depth+1);
1448     KnownZero.zext(BitWidth);
1449     KnownOne.zext(BitWidth);
1450     KnownZero |= NewBits;
1451     return;
1452   }
1453   case ISD::SIGN_EXTEND: {
1454     MVT InVT = Op.getOperand(0).getValueType();
1455     unsigned InBits = InVT.getSizeInBits();
1456     APInt InSignBit = APInt::getSignBit(InBits);
1457     APInt NewBits   = APInt::getHighBitsSet(BitWidth, BitWidth - InBits) & Mask;
1458     APInt InMask = Mask;
1459     InMask.trunc(InBits);
1460
1461     // If any of the sign extended bits are demanded, we know that the sign
1462     // bit is demanded. Temporarily set this bit in the mask for our callee.
1463     if (NewBits.getBoolValue())
1464       InMask |= InSignBit;
1465
1466     KnownZero.trunc(InBits);
1467     KnownOne.trunc(InBits);
1468     ComputeMaskedBits(Op.getOperand(0), InMask, KnownZero, KnownOne, Depth+1);
1469
1470     // Note if the sign bit is known to be zero or one.
1471     bool SignBitKnownZero = KnownZero.isNegative();
1472     bool SignBitKnownOne  = KnownOne.isNegative();
1473     assert(!(SignBitKnownZero && SignBitKnownOne) &&
1474            "Sign bit can't be known to be both zero and one!");
1475
1476     // If the sign bit wasn't actually demanded by our caller, we don't
1477     // want it set in the KnownZero and KnownOne result values. Reset the
1478     // mask and reapply it to the result values.
1479     InMask = Mask;
1480     InMask.trunc(InBits);
1481     KnownZero &= InMask;
1482     KnownOne  &= InMask;
1483
1484     KnownZero.zext(BitWidth);
1485     KnownOne.zext(BitWidth);
1486
1487     // If the sign bit is known zero or one, the top bits match.
1488     if (SignBitKnownZero)
1489       KnownZero |= NewBits;
1490     else if (SignBitKnownOne)
1491       KnownOne  |= NewBits;
1492     return;
1493   }
1494   case ISD::ANY_EXTEND: {
1495     MVT InVT = Op.getOperand(0).getValueType();
1496     unsigned InBits = InVT.getSizeInBits();
1497     APInt InMask = Mask;
1498     InMask.trunc(InBits);
1499     KnownZero.trunc(InBits);
1500     KnownOne.trunc(InBits);
1501     ComputeMaskedBits(Op.getOperand(0), InMask, KnownZero, KnownOne, Depth+1);
1502     KnownZero.zext(BitWidth);
1503     KnownOne.zext(BitWidth);
1504     return;
1505   }
1506   case ISD::TRUNCATE: {
1507     MVT InVT = Op.getOperand(0).getValueType();
1508     unsigned InBits = InVT.getSizeInBits();
1509     APInt InMask = Mask;
1510     InMask.zext(InBits);
1511     KnownZero.zext(InBits);
1512     KnownOne.zext(InBits);
1513     ComputeMaskedBits(Op.getOperand(0), InMask, KnownZero, KnownOne, Depth+1);
1514     assert((KnownZero & KnownOne) == 0 && "Bits known to be one AND zero?"); 
1515     KnownZero.trunc(BitWidth);
1516     KnownOne.trunc(BitWidth);
1517     break;
1518   }
1519   case ISD::AssertZext: {
1520     MVT VT = cast<VTSDNode>(Op.getOperand(1))->getVT();
1521     APInt InMask = APInt::getLowBitsSet(BitWidth, VT.getSizeInBits());
1522     ComputeMaskedBits(Op.getOperand(0), Mask & InMask, KnownZero, 
1523                       KnownOne, Depth+1);
1524     KnownZero |= (~InMask) & Mask;
1525     return;
1526   }
1527   case ISD::FGETSIGN:
1528     // All bits are zero except the low bit.
1529     KnownZero = APInt::getHighBitsSet(BitWidth, BitWidth - 1);
1530     return;
1531   
1532   case ISD::SUB: {
1533     if (ConstantSDNode *CLHS = dyn_cast<ConstantSDNode>(Op.getOperand(0))) {
1534       // We know that the top bits of C-X are clear if X contains less bits
1535       // than C (i.e. no wrap-around can happen).  For example, 20-X is
1536       // positive if we can prove that X is >= 0 and < 16.
1537       if (CLHS->getAPIntValue().isNonNegative()) {
1538         unsigned NLZ = (CLHS->getAPIntValue()+1).countLeadingZeros();
1539         // NLZ can't be BitWidth with no sign bit
1540         APInt MaskV = APInt::getHighBitsSet(BitWidth, NLZ+1);
1541         ComputeMaskedBits(Op.getOperand(1), MaskV, KnownZero2, KnownOne2,
1542                           Depth+1);
1543
1544         // If all of the MaskV bits are known to be zero, then we know the
1545         // output top bits are zero, because we now know that the output is
1546         // from [0-C].
1547         if ((KnownZero2 & MaskV) == MaskV) {
1548           unsigned NLZ2 = CLHS->getAPIntValue().countLeadingZeros();
1549           // Top bits known zero.
1550           KnownZero = APInt::getHighBitsSet(BitWidth, NLZ2) & Mask;
1551         }
1552       }
1553     }
1554   }
1555   // fall through
1556   case ISD::ADD: {
1557     // Output known-0 bits are known if clear or set in both the low clear bits
1558     // common to both LHS & RHS.  For example, 8+(X<<3) is known to have the
1559     // low 3 bits clear.
1560     APInt Mask2 = APInt::getLowBitsSet(BitWidth, Mask.countTrailingOnes());
1561     ComputeMaskedBits(Op.getOperand(0), Mask2, KnownZero2, KnownOne2, Depth+1);
1562     assert((KnownZero2 & KnownOne2) == 0 && "Bits known to be one AND zero?"); 
1563     unsigned KnownZeroOut = KnownZero2.countTrailingOnes();
1564
1565     ComputeMaskedBits(Op.getOperand(1), Mask2, KnownZero2, KnownOne2, Depth+1);
1566     assert((KnownZero2 & KnownOne2) == 0 && "Bits known to be one AND zero?"); 
1567     KnownZeroOut = std::min(KnownZeroOut,
1568                             KnownZero2.countTrailingOnes());
1569
1570     KnownZero |= APInt::getLowBitsSet(BitWidth, KnownZeroOut);
1571     return;
1572   }
1573   case ISD::SREM:
1574     if (ConstantSDNode *Rem = dyn_cast<ConstantSDNode>(Op.getOperand(1))) {
1575       APInt RA = Rem->getAPIntValue();
1576       if (RA.isPowerOf2() || (-RA).isPowerOf2()) {
1577         APInt LowBits = RA.isStrictlyPositive() ? (RA - 1) : ~RA;
1578         APInt Mask2 = LowBits | APInt::getSignBit(BitWidth);
1579         ComputeMaskedBits(Op.getOperand(0), Mask2,KnownZero2,KnownOne2,Depth+1);
1580
1581         // The sign of a remainder is equal to the sign of the first
1582         // operand (zero being positive).
1583         if (KnownZero2[BitWidth-1] || ((KnownZero2 & LowBits) == LowBits))
1584           KnownZero2 |= ~LowBits;
1585         else if (KnownOne2[BitWidth-1])
1586           KnownOne2 |= ~LowBits;
1587
1588         KnownZero |= KnownZero2 & Mask;
1589         KnownOne |= KnownOne2 & Mask;
1590
1591         assert((KnownZero & KnownOne) == 0&&"Bits known to be one AND zero?");
1592       }
1593     }
1594     return;
1595   case ISD::UREM: {
1596     if (ConstantSDNode *Rem = dyn_cast<ConstantSDNode>(Op.getOperand(1))) {
1597       APInt RA = Rem->getAPIntValue();
1598       if (RA.isPowerOf2()) {
1599         APInt LowBits = (RA - 1);
1600         APInt Mask2 = LowBits & Mask;
1601         KnownZero |= ~LowBits & Mask;
1602         ComputeMaskedBits(Op.getOperand(0), Mask2, KnownZero, KnownOne,Depth+1);
1603         assert((KnownZero & KnownOne) == 0&&"Bits known to be one AND zero?");
1604         break;
1605       }
1606     }
1607
1608     // Since the result is less than or equal to either operand, any leading
1609     // zero bits in either operand must also exist in the result.
1610     APInt AllOnes = APInt::getAllOnesValue(BitWidth);
1611     ComputeMaskedBits(Op.getOperand(0), AllOnes, KnownZero, KnownOne,
1612                       Depth+1);
1613     ComputeMaskedBits(Op.getOperand(1), AllOnes, KnownZero2, KnownOne2,
1614                       Depth+1);
1615
1616     uint32_t Leaders = std::max(KnownZero.countLeadingOnes(),
1617                                 KnownZero2.countLeadingOnes());
1618     KnownOne.clear();
1619     KnownZero = APInt::getHighBitsSet(BitWidth, Leaders) & Mask;
1620     return;
1621   }
1622   default:
1623     // Allow the target to implement this method for its nodes.
1624     if (Op.getOpcode() >= ISD::BUILTIN_OP_END) {
1625   case ISD::INTRINSIC_WO_CHAIN:
1626   case ISD::INTRINSIC_W_CHAIN:
1627   case ISD::INTRINSIC_VOID:
1628       TLI.computeMaskedBitsForTargetNode(Op, Mask, KnownZero, KnownOne, *this);
1629     }
1630     return;
1631   }
1632 }
1633
1634 /// ComputeNumSignBits - Return the number of times the sign bit of the
1635 /// register is replicated into the other bits.  We know that at least 1 bit
1636 /// is always equal to the sign bit (itself), but other cases can give us
1637 /// information.  For example, immediately after an "SRA X, 2", we know that
1638 /// the top 3 bits are all equal to each other, so we return 3.
1639 unsigned SelectionDAG::ComputeNumSignBits(SDOperand Op, unsigned Depth) const{
1640   MVT VT = Op.getValueType();
1641   assert(VT.isInteger() && "Invalid VT!");
1642   unsigned VTBits = VT.getSizeInBits();
1643   unsigned Tmp, Tmp2;
1644   unsigned FirstAnswer = 1;
1645   
1646   if (Depth == 6)
1647     return 1;  // Limit search depth.
1648
1649   switch (Op.getOpcode()) {
1650   default: break;
1651   case ISD::AssertSext:
1652     Tmp = cast<VTSDNode>(Op.getOperand(1))->getVT().getSizeInBits();
1653     return VTBits-Tmp+1;
1654   case ISD::AssertZext:
1655     Tmp = cast<VTSDNode>(Op.getOperand(1))->getVT().getSizeInBits();
1656     return VTBits-Tmp;
1657     
1658   case ISD::Constant: {
1659     const APInt &Val = cast<ConstantSDNode>(Op)->getAPIntValue();
1660     // If negative, return # leading ones.
1661     if (Val.isNegative())
1662       return Val.countLeadingOnes();
1663     
1664     // Return # leading zeros.
1665     return Val.countLeadingZeros();
1666   }
1667     
1668   case ISD::SIGN_EXTEND:
1669     Tmp = VTBits-Op.getOperand(0).getValueType().getSizeInBits();
1670     return ComputeNumSignBits(Op.getOperand(0), Depth+1) + Tmp;
1671     
1672   case ISD::SIGN_EXTEND_INREG:
1673     // Max of the input and what this extends.
1674     Tmp = cast<VTSDNode>(Op.getOperand(1))->getVT().getSizeInBits();
1675     Tmp = VTBits-Tmp+1;
1676     
1677     Tmp2 = ComputeNumSignBits(Op.getOperand(0), Depth+1);
1678     return std::max(Tmp, Tmp2);
1679
1680   case ISD::SRA:
1681     Tmp = ComputeNumSignBits(Op.getOperand(0), Depth+1);
1682     // SRA X, C   -> adds C sign bits.
1683     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op.getOperand(1))) {
1684       Tmp += C->getValue();
1685       if (Tmp > VTBits) Tmp = VTBits;
1686     }
1687     return Tmp;
1688   case ISD::SHL:
1689     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op.getOperand(1))) {
1690       // shl destroys sign bits.
1691       Tmp = ComputeNumSignBits(Op.getOperand(0), Depth+1);
1692       if (C->getValue() >= VTBits ||      // Bad shift.
1693           C->getValue() >= Tmp) break;    // Shifted all sign bits out.
1694       return Tmp - C->getValue();
1695     }
1696     break;
1697   case ISD::AND:
1698   case ISD::OR:
1699   case ISD::XOR:    // NOT is handled here.
1700     // Logical binary ops preserve the number of sign bits at the worst.
1701     Tmp = ComputeNumSignBits(Op.getOperand(0), Depth+1);
1702     if (Tmp != 1) {
1703       Tmp2 = ComputeNumSignBits(Op.getOperand(1), Depth+1);
1704       FirstAnswer = std::min(Tmp, Tmp2);
1705       // We computed what we know about the sign bits as our first
1706       // answer. Now proceed to the generic code that uses
1707       // ComputeMaskedBits, and pick whichever answer is better.
1708     }
1709     break;
1710
1711   case ISD::SELECT:
1712     Tmp = ComputeNumSignBits(Op.getOperand(1), Depth+1);
1713     if (Tmp == 1) return 1;  // Early out.
1714     Tmp2 = ComputeNumSignBits(Op.getOperand(2), Depth+1);
1715     return std::min(Tmp, Tmp2);
1716     
1717   case ISD::SETCC:
1718     // If setcc returns 0/-1, all bits are sign bits.
1719     if (TLI.getSetCCResultContents() ==
1720         TargetLowering::ZeroOrNegativeOneSetCCResult)
1721       return VTBits;
1722     break;
1723   case ISD::ROTL:
1724   case ISD::ROTR:
1725     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op.getOperand(1))) {
1726       unsigned RotAmt = C->getValue() & (VTBits-1);
1727       
1728       // Handle rotate right by N like a rotate left by 32-N.
1729       if (Op.getOpcode() == ISD::ROTR)
1730         RotAmt = (VTBits-RotAmt) & (VTBits-1);
1731
1732       // If we aren't rotating out all of the known-in sign bits, return the
1733       // number that are left.  This handles rotl(sext(x), 1) for example.
1734       Tmp = ComputeNumSignBits(Op.getOperand(0), Depth+1);
1735       if (Tmp > RotAmt+1) return Tmp-RotAmt;
1736     }
1737     break;
1738   case ISD::ADD:
1739     // Add can have at most one carry bit.  Thus we know that the output
1740     // is, at worst, one more bit than the inputs.
1741     Tmp = ComputeNumSignBits(Op.getOperand(0), Depth+1);
1742     if (Tmp == 1) return 1;  // Early out.
1743       
1744     // Special case decrementing a value (ADD X, -1):
1745     if (ConstantSDNode *CRHS = dyn_cast<ConstantSDNode>(Op.getOperand(0)))
1746       if (CRHS->isAllOnesValue()) {
1747         APInt KnownZero, KnownOne;
1748         APInt Mask = APInt::getAllOnesValue(VTBits);
1749         ComputeMaskedBits(Op.getOperand(0), Mask, KnownZero, KnownOne, Depth+1);
1750         
1751         // If the input is known to be 0 or 1, the output is 0/-1, which is all
1752         // sign bits set.
1753         if ((KnownZero | APInt(VTBits, 1)) == Mask)
1754           return VTBits;
1755         
1756         // If we are subtracting one from a positive number, there is no carry
1757         // out of the result.
1758         if (KnownZero.isNegative())
1759           return Tmp;
1760       }
1761       
1762     Tmp2 = ComputeNumSignBits(Op.getOperand(1), Depth+1);
1763     if (Tmp2 == 1) return 1;
1764       return std::min(Tmp, Tmp2)-1;
1765     break;
1766     
1767   case ISD::SUB:
1768     Tmp2 = ComputeNumSignBits(Op.getOperand(1), Depth+1);
1769     if (Tmp2 == 1) return 1;
1770       
1771     // Handle NEG.
1772     if (ConstantSDNode *CLHS = dyn_cast<ConstantSDNode>(Op.getOperand(0)))
1773       if (CLHS->isNullValue()) {
1774         APInt KnownZero, KnownOne;
1775         APInt Mask = APInt::getAllOnesValue(VTBits);
1776         ComputeMaskedBits(Op.getOperand(1), Mask, KnownZero, KnownOne, Depth+1);
1777         // If the input is known to be 0 or 1, the output is 0/-1, which is all
1778         // sign bits set.
1779         if ((KnownZero | APInt(VTBits, 1)) == Mask)
1780           return VTBits;
1781         
1782         // If the input is known to be positive (the sign bit is known clear),
1783         // the output of the NEG has the same number of sign bits as the input.
1784         if (KnownZero.isNegative())
1785           return Tmp2;
1786         
1787         // Otherwise, we treat this like a SUB.
1788       }
1789     
1790     // Sub can have at most one carry bit.  Thus we know that the output
1791     // is, at worst, one more bit than the inputs.
1792     Tmp = ComputeNumSignBits(Op.getOperand(0), Depth+1);
1793     if (Tmp == 1) return 1;  // Early out.
1794       return std::min(Tmp, Tmp2)-1;
1795     break;
1796   case ISD::TRUNCATE:
1797     // FIXME: it's tricky to do anything useful for this, but it is an important
1798     // case for targets like X86.
1799     break;
1800   }
1801   
1802   // Handle LOADX separately here. EXTLOAD case will fallthrough.
1803   if (Op.getOpcode() == ISD::LOAD) {
1804     LoadSDNode *LD = cast<LoadSDNode>(Op);
1805     unsigned ExtType = LD->getExtensionType();
1806     switch (ExtType) {
1807     default: break;
1808     case ISD::SEXTLOAD:    // '17' bits known
1809       Tmp = LD->getMemoryVT().getSizeInBits();
1810       return VTBits-Tmp+1;
1811     case ISD::ZEXTLOAD:    // '16' bits known
1812       Tmp = LD->getMemoryVT().getSizeInBits();
1813       return VTBits-Tmp;
1814     }
1815   }
1816
1817   // Allow the target to implement this method for its nodes.
1818   if (Op.getOpcode() >= ISD::BUILTIN_OP_END ||
1819       Op.getOpcode() == ISD::INTRINSIC_WO_CHAIN || 
1820       Op.getOpcode() == ISD::INTRINSIC_W_CHAIN ||
1821       Op.getOpcode() == ISD::INTRINSIC_VOID) {
1822     unsigned NumBits = TLI.ComputeNumSignBitsForTargetNode(Op, Depth);
1823     if (NumBits > 1) FirstAnswer = std::max(FirstAnswer, NumBits);
1824   }
1825   
1826   // Finally, if we can prove that the top bits of the result are 0's or 1's,
1827   // use this information.
1828   APInt KnownZero, KnownOne;
1829   APInt Mask = APInt::getAllOnesValue(VTBits);
1830   ComputeMaskedBits(Op, Mask, KnownZero, KnownOne, Depth);
1831   
1832   if (KnownZero.isNegative()) {        // sign bit is 0
1833     Mask = KnownZero;
1834   } else if (KnownOne.isNegative()) {  // sign bit is 1;
1835     Mask = KnownOne;
1836   } else {
1837     // Nothing known.
1838     return FirstAnswer;
1839   }
1840   
1841   // Okay, we know that the sign bit in Mask is set.  Use CLZ to determine
1842   // the number of identical bits in the top of the input value.
1843   Mask = ~Mask;
1844   Mask <<= Mask.getBitWidth()-VTBits;
1845   // Return # leading zeros.  We use 'min' here in case Val was zero before
1846   // shifting.  We don't want to return '64' as for an i32 "0".
1847   return std::max(FirstAnswer, std::min(VTBits, Mask.countLeadingZeros()));
1848 }
1849
1850
1851 bool SelectionDAG::isVerifiedDebugInfoDesc(SDOperand Op) const {
1852   GlobalAddressSDNode *GA = dyn_cast<GlobalAddressSDNode>(Op);
1853   if (!GA) return false;
1854   GlobalVariable *GV = dyn_cast<GlobalVariable>(GA->getGlobal());
1855   if (!GV) return false;
1856   MachineModuleInfo *MMI = getMachineModuleInfo();
1857   return MMI && MMI->hasDebugInfo() && MMI->isVerified(GV);
1858 }
1859
1860
1861 /// getShuffleScalarElt - Returns the scalar element that will make up the ith
1862 /// element of the result of the vector shuffle.
1863 SDOperand SelectionDAG::getShuffleScalarElt(const SDNode *N, unsigned i) {
1864   MVT VT = N->getValueType(0);
1865   SDOperand PermMask = N->getOperand(2);
1866   SDOperand Idx = PermMask.getOperand(i);
1867   if (Idx.getOpcode() == ISD::UNDEF)
1868     return getNode(ISD::UNDEF, VT.getVectorElementType());
1869   unsigned Index = cast<ConstantSDNode>(Idx)->getValue();
1870   unsigned NumElems = PermMask.getNumOperands();
1871   SDOperand V = (Index < NumElems) ? N->getOperand(0) : N->getOperand(1);
1872   Index %= NumElems;
1873
1874   if (V.getOpcode() == ISD::BIT_CONVERT) {
1875     V = V.getOperand(0);
1876     if (V.getValueType().getVectorNumElements() != NumElems)
1877       return SDOperand();
1878   }
1879   if (V.getOpcode() == ISD::SCALAR_TO_VECTOR)
1880     return (Index == 0) ? V.getOperand(0)
1881                       : getNode(ISD::UNDEF, VT.getVectorElementType());
1882   if (V.getOpcode() == ISD::BUILD_VECTOR)
1883     return V.getOperand(Index);
1884   if (V.getOpcode() == ISD::VECTOR_SHUFFLE)
1885     return getShuffleScalarElt(V.Val, Index);
1886   return SDOperand();
1887 }
1888
1889
1890 /// getNode - Gets or creates the specified node.
1891 ///
1892 SDOperand SelectionDAG::getNode(unsigned Opcode, MVT VT) {
1893   FoldingSetNodeID ID;
1894   AddNodeIDNode(ID, Opcode, getVTList(VT), (SDOperand*)0, 0);
1895   void *IP = 0;
1896   if (SDNode *E = CSEMap.FindNodeOrInsertPos(ID, IP))
1897     return SDOperand(E, 0);
1898   SDNode *N = new SDNode(Opcode, SDNode::getSDVTList(VT));
1899   CSEMap.InsertNode(N, IP);
1900   
1901   AllNodes.push_back(N);
1902   return SDOperand(N, 0);
1903 }
1904
1905 SDOperand SelectionDAG::getNode(unsigned Opcode, MVT VT, SDOperand Operand) {
1906   // Constant fold unary operations with an integer constant operand.
1907   if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Operand.Val)) {
1908     const APInt &Val = C->getAPIntValue();
1909     unsigned BitWidth = VT.getSizeInBits();
1910     switch (Opcode) {
1911     default: break;
1912     case ISD::SIGN_EXTEND:
1913       return getConstant(APInt(Val).sextOrTrunc(BitWidth), VT);
1914     case ISD::ANY_EXTEND:
1915     case ISD::ZERO_EXTEND:
1916     case ISD::TRUNCATE:
1917       return getConstant(APInt(Val).zextOrTrunc(BitWidth), VT);
1918     case ISD::UINT_TO_FP:
1919     case ISD::SINT_TO_FP: {
1920       const uint64_t zero[] = {0, 0};
1921       // No compile time operations on this type.
1922       if (VT==MVT::ppcf128)
1923         break;
1924       APFloat apf = APFloat(APInt(BitWidth, 2, zero));
1925       (void)apf.convertFromAPInt(Val, 
1926                                  Opcode==ISD::SINT_TO_FP,
1927                                  APFloat::rmNearestTiesToEven);
1928       return getConstantFP(apf, VT);
1929     }
1930     case ISD::BIT_CONVERT:
1931       if (VT == MVT::f32 && C->getValueType(0) == MVT::i32)
1932         return getConstantFP(Val.bitsToFloat(), VT);
1933       else if (VT == MVT::f64 && C->getValueType(0) == MVT::i64)
1934         return getConstantFP(Val.bitsToDouble(), VT);
1935       break;
1936     case ISD::BSWAP:
1937       return getConstant(Val.byteSwap(), VT);
1938     case ISD::CTPOP:
1939       return getConstant(Val.countPopulation(), VT);
1940     case ISD::CTLZ:
1941       return getConstant(Val.countLeadingZeros(), VT);
1942     case ISD::CTTZ:
1943       return getConstant(Val.countTrailingZeros(), VT);
1944     }
1945   }
1946
1947   // Constant fold unary operations with a floating point constant operand.
1948   if (ConstantFPSDNode *C = dyn_cast<ConstantFPSDNode>(Operand.Val)) {
1949     APFloat V = C->getValueAPF();    // make copy
1950     if (VT != MVT::ppcf128 && Operand.getValueType() != MVT::ppcf128) {
1951       switch (Opcode) {
1952       case ISD::FNEG:
1953         V.changeSign();
1954         return getConstantFP(V, VT);
1955       case ISD::FABS:
1956         V.clearSign();
1957         return getConstantFP(V, VT);
1958       case ISD::FP_ROUND:
1959       case ISD::FP_EXTEND:
1960         // This can return overflow, underflow, or inexact; we don't care.
1961         // FIXME need to be more flexible about rounding mode.
1962         (void)V.convert(*MVTToAPFloatSemantics(VT),
1963                         APFloat::rmNearestTiesToEven);
1964         return getConstantFP(V, VT);
1965       case ISD::FP_TO_SINT:
1966       case ISD::FP_TO_UINT: {
1967         integerPart x;
1968         assert(integerPartWidth >= 64);
1969         // FIXME need to be more flexible about rounding mode.
1970         APFloat::opStatus s = V.convertToInteger(&x, 64U,
1971                               Opcode==ISD::FP_TO_SINT,
1972                               APFloat::rmTowardZero);
1973         if (s==APFloat::opInvalidOp)     // inexact is OK, in fact usual
1974           break;
1975         return getConstant(x, VT);
1976       }
1977       case ISD::BIT_CONVERT:
1978         if (VT == MVT::i32 && C->getValueType(0) == MVT::f32)
1979           return getConstant((uint32_t)V.convertToAPInt().getZExtValue(), VT);
1980         else if (VT == MVT::i64 && C->getValueType(0) == MVT::f64)
1981           return getConstant(V.convertToAPInt().getZExtValue(), VT);
1982         break;
1983       }
1984     }
1985   }
1986
1987   unsigned OpOpcode = Operand.Val->getOpcode();
1988   switch (Opcode) {
1989   case ISD::TokenFactor:
1990   case ISD::MERGE_VALUES:
1991     return Operand;         // Factor or merge of one node?  No need.
1992   case ISD::FP_ROUND: assert(0 && "Invalid method to make FP_ROUND node");
1993   case ISD::FP_EXTEND:
1994     assert(VT.isFloatingPoint() &&
1995            Operand.getValueType().isFloatingPoint() && "Invalid FP cast!");
1996     if (Operand.getValueType() == VT) return Operand;  // noop conversion.
1997     if (Operand.getOpcode() == ISD::UNDEF)
1998       return getNode(ISD::UNDEF, VT);
1999     break;
2000   case ISD::SIGN_EXTEND:
2001     assert(VT.isInteger() && Operand.getValueType().isInteger() &&
2002            "Invalid SIGN_EXTEND!");
2003     if (Operand.getValueType() == VT) return Operand;   // noop extension
2004     assert(Operand.getValueType().bitsLT(VT)
2005            && "Invalid sext node, dst < src!");
2006     if (OpOpcode == ISD::SIGN_EXTEND || OpOpcode == ISD::ZERO_EXTEND)
2007       return getNode(OpOpcode, VT, Operand.Val->getOperand(0));
2008     break;
2009   case ISD::ZERO_EXTEND:
2010     assert(VT.isInteger() && Operand.getValueType().isInteger() &&
2011            "Invalid ZERO_EXTEND!");
2012     if (Operand.getValueType() == VT) return Operand;   // noop extension
2013     assert(Operand.getValueType().bitsLT(VT)
2014            && "Invalid zext node, dst < src!");
2015     if (OpOpcode == ISD::ZERO_EXTEND)   // (zext (zext x)) -> (zext x)
2016       return getNode(ISD::ZERO_EXTEND, VT, Operand.Val->getOperand(0));
2017     break;
2018   case ISD::ANY_EXTEND:
2019     assert(VT.isInteger() && Operand.getValueType().isInteger() &&
2020            "Invalid ANY_EXTEND!");
2021     if (Operand.getValueType() == VT) return Operand;   // noop extension
2022     assert(Operand.getValueType().bitsLT(VT)
2023            && "Invalid anyext node, dst < src!");
2024     if (OpOpcode == ISD::ZERO_EXTEND || OpOpcode == ISD::SIGN_EXTEND)
2025       // (ext (zext x)) -> (zext x)  and  (ext (sext x)) -> (sext x)
2026       return getNode(OpOpcode, VT, Operand.Val->getOperand(0));
2027     break;
2028   case ISD::TRUNCATE:
2029     assert(VT.isInteger() && Operand.getValueType().isInteger() &&
2030            "Invalid TRUNCATE!");
2031     if (Operand.getValueType() == VT) return Operand;   // noop truncate
2032     assert(Operand.getValueType().bitsGT(VT)
2033            && "Invalid truncate node, src < dst!");
2034     if (OpOpcode == ISD::TRUNCATE)
2035       return getNode(ISD::TRUNCATE, VT, Operand.Val->getOperand(0));
2036     else if (OpOpcode == ISD::ZERO_EXTEND || OpOpcode == ISD::SIGN_EXTEND ||
2037              OpOpcode == ISD::ANY_EXTEND) {
2038       // If the source is smaller than the dest, we still need an extend.
2039       if (Operand.Val->getOperand(0).getValueType().bitsLT(VT))
2040         return getNode(OpOpcode, VT, Operand.Val->getOperand(0));
2041       else if (Operand.Val->getOperand(0).getValueType().bitsGT(VT))
2042         return getNode(ISD::TRUNCATE, VT, Operand.Val->getOperand(0));
2043       else
2044         return Operand.Val->getOperand(0);
2045     }
2046     break;
2047   case ISD::BIT_CONVERT:
2048     // Basic sanity checking.
2049     assert(VT.getSizeInBits() == Operand.getValueType().getSizeInBits()
2050            && "Cannot BIT_CONVERT between types of different sizes!");
2051     if (VT == Operand.getValueType()) return Operand;  // noop conversion.
2052     if (OpOpcode == ISD::BIT_CONVERT)  // bitconv(bitconv(x)) -> bitconv(x)
2053       return getNode(ISD::BIT_CONVERT, VT, Operand.getOperand(0));
2054     if (OpOpcode == ISD::UNDEF)
2055       return getNode(ISD::UNDEF, VT);
2056     break;
2057   case ISD::SCALAR_TO_VECTOR:
2058     assert(VT.isVector() && !Operand.getValueType().isVector() &&
2059            VT.getVectorElementType() == Operand.getValueType() &&
2060            "Illegal SCALAR_TO_VECTOR node!");
2061     if (OpOpcode == ISD::UNDEF)
2062       return getNode(ISD::UNDEF, VT);
2063     // scalar_to_vector(extract_vector_elt V, 0) -> V, top bits are undefined.
2064     if (OpOpcode == ISD::EXTRACT_VECTOR_ELT &&
2065         isa<ConstantSDNode>(Operand.getOperand(1)) &&
2066         Operand.getConstantOperandVal(1) == 0 &&
2067         Operand.getOperand(0).getValueType() == VT)
2068       return Operand.getOperand(0);
2069     break;
2070   case ISD::FNEG:
2071     if (OpOpcode == ISD::FSUB)   // -(X-Y) -> (Y-X)
2072       return getNode(ISD::FSUB, VT, Operand.Val->getOperand(1),
2073                      Operand.Val->getOperand(0));
2074     if (OpOpcode == ISD::FNEG)  // --X -> X
2075       return Operand.Val->getOperand(0);
2076     break;
2077   case ISD::FABS:
2078     if (OpOpcode == ISD::FNEG)  // abs(-X) -> abs(X)
2079       return getNode(ISD::FABS, VT, Operand.Val->getOperand(0));
2080     break;
2081   }
2082
2083   SDNode *N;
2084   SDVTList VTs = getVTList(VT);
2085   if (VT != MVT::Flag) { // Don't CSE flag producing nodes
2086     FoldingSetNodeID ID;
2087     SDOperand Ops[1] = { Operand };
2088     AddNodeIDNode(ID, Opcode, VTs, Ops, 1);
2089     void *IP = 0;
2090     if (SDNode *E = CSEMap.FindNodeOrInsertPos(ID, IP))
2091       return SDOperand(E, 0);
2092     N = new UnarySDNode(Opcode, VTs, Operand);
2093     CSEMap.InsertNode(N, IP);
2094   } else {
2095     N = new UnarySDNode(Opcode, VTs, Operand);
2096   }
2097   AllNodes.push_back(N);
2098   return SDOperand(N, 0);
2099 }
2100
2101
2102
2103 SDOperand SelectionDAG::getNode(unsigned Opcode, MVT VT,
2104                                 SDOperand N1, SDOperand N2) {
2105   ConstantSDNode *N1C = dyn_cast<ConstantSDNode>(N1.Val);
2106   ConstantSDNode *N2C = dyn_cast<ConstantSDNode>(N2.Val);
2107   switch (Opcode) {
2108   default: break;
2109   case ISD::TokenFactor:
2110     assert(VT == MVT::Other && N1.getValueType() == MVT::Other &&
2111            N2.getValueType() == MVT::Other && "Invalid token factor!");
2112     // Fold trivial token factors.
2113     if (N1.getOpcode() == ISD::EntryToken) return N2;
2114     if (N2.getOpcode() == ISD::EntryToken) return N1;
2115     break;
2116   case ISD::AND:
2117     assert(VT.isInteger() && N1.getValueType() == N2.getValueType() &&
2118            N1.getValueType() == VT && "Binary operator types must match!");
2119     // (X & 0) -> 0.  This commonly occurs when legalizing i64 values, so it's
2120     // worth handling here.
2121     if (N2C && N2C->isNullValue())
2122       return N2;
2123     if (N2C && N2C->isAllOnesValue())  // X & -1 -> X
2124       return N1;
2125     break;
2126   case ISD::OR:
2127   case ISD::XOR:
2128   case ISD::ADD:
2129   case ISD::SUB:
2130     assert(VT.isInteger() && N1.getValueType() == N2.getValueType() &&
2131            N1.getValueType() == VT && "Binary operator types must match!");
2132     // (X ^|+- 0) -> X.  This commonly occurs when legalizing i64 values, so
2133     // it's worth handling here.
2134     if (N2C && N2C->isNullValue())
2135       return N1;
2136     break;
2137   case ISD::UDIV:
2138   case ISD::UREM:
2139   case ISD::MULHU:
2140   case ISD::MULHS:
2141     assert(VT.isInteger() && "This operator does not apply to FP types!");
2142     // fall through
2143   case ISD::MUL:
2144   case ISD::SDIV:
2145   case ISD::SREM:
2146   case ISD::FADD:
2147   case ISD::FSUB:
2148   case ISD::FMUL:
2149   case ISD::FDIV:
2150   case ISD::FREM:
2151     assert(N1.getValueType() == N2.getValueType() &&
2152            N1.getValueType() == VT && "Binary operator types must match!");
2153     break;
2154   case ISD::FCOPYSIGN:   // N1 and result must match.  N1/N2 need not match.
2155     assert(N1.getValueType() == VT &&
2156            N1.getValueType().isFloatingPoint() &&
2157            N2.getValueType().isFloatingPoint() &&
2158            "Invalid FCOPYSIGN!");
2159     break;
2160   case ISD::SHL:
2161   case ISD::SRA:
2162   case ISD::SRL:
2163   case ISD::ROTL:
2164   case ISD::ROTR:
2165     assert(VT == N1.getValueType() &&
2166            "Shift operators return type must be the same as their first arg");
2167     assert(VT.isInteger() && N2.getValueType().isInteger() &&
2168            VT != MVT::i1 && "Shifts only work on integers");
2169     break;
2170   case ISD::FP_ROUND_INREG: {
2171     MVT EVT = cast<VTSDNode>(N2)->getVT();
2172     assert(VT == N1.getValueType() && "Not an inreg round!");
2173     assert(VT.isFloatingPoint() && EVT.isFloatingPoint() &&
2174            "Cannot FP_ROUND_INREG integer types");
2175     assert(EVT.bitsLE(VT) && "Not rounding down!");
2176     if (cast<VTSDNode>(N2)->getVT() == VT) return N1;  // Not actually rounding.
2177     break;
2178   }
2179   case ISD::FP_ROUND:
2180     assert(VT.isFloatingPoint() &&
2181            N1.getValueType().isFloatingPoint() &&
2182            VT.bitsLE(N1.getValueType()) &&
2183            isa<ConstantSDNode>(N2) && "Invalid FP_ROUND!");
2184     if (N1.getValueType() == VT) return N1;  // noop conversion.
2185     break;
2186   case ISD::AssertSext:
2187   case ISD::AssertZext: {
2188     MVT EVT = cast<VTSDNode>(N2)->getVT();
2189     assert(VT == N1.getValueType() && "Not an inreg extend!");
2190     assert(VT.isInteger() && EVT.isInteger() &&
2191            "Cannot *_EXTEND_INREG FP types");
2192     assert(EVT.bitsLE(VT) && "Not extending!");
2193     if (VT == EVT) return N1; // noop assertion.
2194     break;
2195   }
2196   case ISD::SIGN_EXTEND_INREG: {
2197     MVT EVT = cast<VTSDNode>(N2)->getVT();
2198     assert(VT == N1.getValueType() && "Not an inreg extend!");
2199     assert(VT.isInteger() && EVT.isInteger() &&
2200            "Cannot *_EXTEND_INREG FP types");
2201     assert(EVT.bitsLE(VT) && "Not extending!");
2202     if (EVT == VT) return N1;  // Not actually extending
2203
2204     if (N1C) {
2205       APInt Val = N1C->getAPIntValue();
2206       unsigned FromBits = cast<VTSDNode>(N2)->getVT().getSizeInBits();
2207       Val <<= Val.getBitWidth()-FromBits;
2208       Val = Val.ashr(Val.getBitWidth()-FromBits);
2209       return getConstant(Val, VT);
2210     }
2211     break;
2212   }
2213   case ISD::EXTRACT_VECTOR_ELT:
2214     assert(N2C && "Bad EXTRACT_VECTOR_ELT!");
2215
2216     // EXTRACT_VECTOR_ELT of an UNDEF is an UNDEF.
2217     if (N1.getOpcode() == ISD::UNDEF)
2218       return getNode(ISD::UNDEF, VT);
2219       
2220     // EXTRACT_VECTOR_ELT of CONCAT_VECTORS is often formed while lowering is
2221     // expanding copies of large vectors from registers.
2222     if (N1.getOpcode() == ISD::CONCAT_VECTORS &&
2223         N1.getNumOperands() > 0) {
2224       unsigned Factor =
2225         N1.getOperand(0).getValueType().getVectorNumElements();
2226       return getNode(ISD::EXTRACT_VECTOR_ELT, VT,
2227                      N1.getOperand(N2C->getValue() / Factor),
2228                      getConstant(N2C->getValue() % Factor, N2.getValueType()));
2229     }
2230
2231     // EXTRACT_VECTOR_ELT of BUILD_VECTOR is often formed while lowering is
2232     // expanding large vector constants.
2233     if (N1.getOpcode() == ISD::BUILD_VECTOR)
2234       return N1.getOperand(N2C->getValue());
2235       
2236     // EXTRACT_VECTOR_ELT of INSERT_VECTOR_ELT is often formed when vector
2237     // operations are lowered to scalars.
2238     if (N1.getOpcode() == ISD::INSERT_VECTOR_ELT)
2239       if (ConstantSDNode *IEC = dyn_cast<ConstantSDNode>(N1.getOperand(2))) {
2240         if (IEC == N2C)
2241           return N1.getOperand(1);
2242         else
2243           return getNode(ISD::EXTRACT_VECTOR_ELT, VT, N1.getOperand(0), N2);
2244       }
2245     break;
2246   case ISD::EXTRACT_ELEMENT:
2247     assert(N2C && (unsigned)N2C->getValue() < 2 && "Bad EXTRACT_ELEMENT!");
2248     assert(!N1.getValueType().isVector() && !VT.isVector() &&
2249            (N1.getValueType().isInteger() == VT.isInteger()) &&
2250            "Wrong types for EXTRACT_ELEMENT!");
2251
2252     // EXTRACT_ELEMENT of BUILD_PAIR is often formed while legalize is expanding
2253     // 64-bit integers into 32-bit parts.  Instead of building the extract of
2254     // the BUILD_PAIR, only to have legalize rip it apart, just do it now. 
2255     if (N1.getOpcode() == ISD::BUILD_PAIR)
2256       return N1.getOperand(N2C->getValue());
2257
2258     // EXTRACT_ELEMENT of a constant int is also very common.
2259     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(N1)) {
2260       unsigned ElementSize = VT.getSizeInBits();
2261       unsigned Shift = ElementSize * N2C->getValue();
2262       APInt ShiftedVal = C->getAPIntValue().lshr(Shift);
2263       return getConstant(ShiftedVal.trunc(ElementSize), VT);
2264     }
2265     break;
2266   case ISD::EXTRACT_SUBVECTOR:
2267     if (N1.getValueType() == VT) // Trivial extraction.
2268       return N1;
2269     break;
2270   }
2271
2272   if (N1C) {
2273     if (N2C) {
2274       APInt C1 = N1C->getAPIntValue(), C2 = N2C->getAPIntValue();
2275       switch (Opcode) {
2276       case ISD::ADD: return getConstant(C1 + C2, VT);
2277       case ISD::SUB: return getConstant(C1 - C2, VT);
2278       case ISD::MUL: return getConstant(C1 * C2, VT);
2279       case ISD::UDIV:
2280         if (C2.getBoolValue()) return getConstant(C1.udiv(C2), VT);
2281         break;
2282       case ISD::UREM :
2283         if (C2.getBoolValue()) return getConstant(C1.urem(C2), VT);
2284         break;
2285       case ISD::SDIV :
2286         if (C2.getBoolValue()) return getConstant(C1.sdiv(C2), VT);
2287         break;
2288       case ISD::SREM :
2289         if (C2.getBoolValue()) return getConstant(C1.srem(C2), VT);
2290         break;
2291       case ISD::AND  : return getConstant(C1 & C2, VT);
2292       case ISD::OR   : return getConstant(C1 | C2, VT);
2293       case ISD::XOR  : return getConstant(C1 ^ C2, VT);
2294       case ISD::SHL  : return getConstant(C1 << C2, VT);
2295       case ISD::SRL  : return getConstant(C1.lshr(C2), VT);
2296       case ISD::SRA  : return getConstant(C1.ashr(C2), VT);
2297       case ISD::ROTL : return getConstant(C1.rotl(C2), VT);
2298       case ISD::ROTR : return getConstant(C1.rotr(C2), VT);
2299       default: break;
2300       }
2301     } else {      // Cannonicalize constant to RHS if commutative
2302       if (isCommutativeBinOp(Opcode)) {
2303         std::swap(N1C, N2C);
2304         std::swap(N1, N2);
2305       }
2306     }
2307   }
2308
2309   // Constant fold FP operations.
2310   ConstantFPSDNode *N1CFP = dyn_cast<ConstantFPSDNode>(N1.Val);
2311   ConstantFPSDNode *N2CFP = dyn_cast<ConstantFPSDNode>(N2.Val);
2312   if (N1CFP) {
2313     if (!N2CFP && isCommutativeBinOp(Opcode)) {
2314       // Cannonicalize constant to RHS if commutative
2315       std::swap(N1CFP, N2CFP);
2316       std::swap(N1, N2);
2317     } else if (N2CFP && VT != MVT::ppcf128) {
2318       APFloat V1 = N1CFP->getValueAPF(), V2 = N2CFP->getValueAPF();
2319       APFloat::opStatus s;
2320       switch (Opcode) {
2321       case ISD::FADD: 
2322         s = V1.add(V2, APFloat::rmNearestTiesToEven);
2323         if (s != APFloat::opInvalidOp)
2324           return getConstantFP(V1, VT);
2325         break;
2326       case ISD::FSUB: 
2327         s = V1.subtract(V2, APFloat::rmNearestTiesToEven);
2328         if (s!=APFloat::opInvalidOp)
2329           return getConstantFP(V1, VT);
2330         break;
2331       case ISD::FMUL:
2332         s = V1.multiply(V2, APFloat::rmNearestTiesToEven);
2333         if (s!=APFloat::opInvalidOp)
2334           return getConstantFP(V1, VT);
2335         break;
2336       case ISD::FDIV:
2337         s = V1.divide(V2, APFloat::rmNearestTiesToEven);
2338         if (s!=APFloat::opInvalidOp && s!=APFloat::opDivByZero)
2339           return getConstantFP(V1, VT);
2340         break;
2341       case ISD::FREM :
2342         s = V1.mod(V2, APFloat::rmNearestTiesToEven);
2343         if (s!=APFloat::opInvalidOp && s!=APFloat::opDivByZero)
2344           return getConstantFP(V1, VT);
2345         break;
2346       case ISD::FCOPYSIGN:
2347         V1.copySign(V2);
2348         return getConstantFP(V1, VT);
2349       default: break;
2350       }
2351     }
2352   }
2353   
2354   // Canonicalize an UNDEF to the RHS, even over a constant.
2355   if (N1.getOpcode() == ISD::UNDEF) {
2356     if (isCommutativeBinOp(Opcode)) {
2357       std::swap(N1, N2);
2358     } else {
2359       switch (Opcode) {
2360       case ISD::FP_ROUND_INREG:
2361       case ISD::SIGN_EXTEND_INREG:
2362       case ISD::SUB:
2363       case ISD::FSUB:
2364       case ISD::FDIV:
2365       case ISD::FREM:
2366       case ISD::SRA:
2367         return N1;     // fold op(undef, arg2) -> undef
2368       case ISD::UDIV:
2369       case ISD::SDIV:
2370       case ISD::UREM:
2371       case ISD::SREM:
2372       case ISD::SRL:
2373       case ISD::SHL:
2374         if (!VT.isVector())
2375           return getConstant(0, VT);    // fold op(undef, arg2) -> 0
2376         // For vectors, we can't easily build an all zero vector, just return
2377         // the LHS.
2378         return N2;
2379       }
2380     }
2381   }
2382   
2383   // Fold a bunch of operators when the RHS is undef. 
2384   if (N2.getOpcode() == ISD::UNDEF) {
2385     switch (Opcode) {
2386     case ISD::XOR:
2387       if (N1.getOpcode() == ISD::UNDEF)
2388         // Handle undef ^ undef -> 0 special case. This is a common
2389         // idiom (misuse).
2390         return getConstant(0, VT);
2391       // fallthrough
2392     case ISD::ADD:
2393     case ISD::ADDC:
2394     case ISD::ADDE:
2395     case ISD::SUB:
2396     case ISD::FADD:
2397     case ISD::FSUB:
2398     case ISD::FMUL:
2399     case ISD::FDIV:
2400     case ISD::FREM:
2401     case ISD::UDIV:
2402     case ISD::SDIV:
2403     case ISD::UREM:
2404     case ISD::SREM:
2405       return N2;       // fold op(arg1, undef) -> undef
2406     case ISD::MUL: 
2407     case ISD::AND:
2408     case ISD::SRL:
2409     case ISD::SHL:
2410       if (!VT.isVector())
2411         return getConstant(0, VT);  // fold op(arg1, undef) -> 0
2412       // For vectors, we can't easily build an all zero vector, just return
2413       // the LHS.
2414       return N1;
2415     case ISD::OR:
2416       if (!VT.isVector())
2417         return getConstant(VT.getIntegerVTBitMask(), VT);
2418       // For vectors, we can't easily build an all one vector, just return
2419       // the LHS.
2420       return N1;
2421     case ISD::SRA:
2422       return N1;
2423     }
2424   }
2425
2426   // Memoize this node if possible.
2427   SDNode *N;
2428   SDVTList VTs = getVTList(VT);
2429   if (VT != MVT::Flag) {
2430     SDOperand Ops[] = { N1, N2 };
2431     FoldingSetNodeID ID;
2432     AddNodeIDNode(ID, Opcode, VTs, Ops, 2);
2433     void *IP = 0;
2434     if (SDNode *E = CSEMap.FindNodeOrInsertPos(ID, IP))
2435       return SDOperand(E, 0);
2436     N = new BinarySDNode(Opcode, VTs, N1, N2);
2437     CSEMap.InsertNode(N, IP);
2438   } else {
2439     N = new BinarySDNode(Opcode, VTs, N1, N2);
2440   }
2441
2442   AllNodes.push_back(N);
2443   return SDOperand(N, 0);
2444 }
2445
2446 SDOperand SelectionDAG::getNode(unsigned Opcode, MVT VT,
2447                                 SDOperand N1, SDOperand N2, SDOperand N3) {
2448   // Perform various simplifications.
2449   ConstantSDNode *N1C = dyn_cast<ConstantSDNode>(N1.Val);
2450   ConstantSDNode *N2C = dyn_cast<ConstantSDNode>(N2.Val);
2451   switch (Opcode) {
2452   case ISD::SETCC: {
2453     // Use FoldSetCC to simplify SETCC's.
2454     SDOperand Simp = FoldSetCC(VT, N1, N2, cast<CondCodeSDNode>(N3)->get());
2455     if (Simp.Val) return Simp;
2456     break;
2457   }
2458   case ISD::SELECT:
2459     if (N1C) {
2460      if (N1C->getValue())
2461         return N2;             // select true, X, Y -> X
2462       else
2463         return N3;             // select false, X, Y -> Y
2464     }
2465
2466     if (N2 == N3) return N2;   // select C, X, X -> X
2467     break;
2468   case ISD::BRCOND:
2469     if (N2C) {
2470       if (N2C->getValue()) // Unconditional branch
2471         return getNode(ISD::BR, MVT::Other, N1, N3);
2472       else
2473         return N1;         // Never-taken branch
2474     }
2475     break;
2476   case ISD::VECTOR_SHUFFLE:
2477     assert(VT == N1.getValueType() && VT == N2.getValueType() &&
2478            VT.isVector() && N3.getValueType().isVector() &&
2479            N3.getOpcode() == ISD::BUILD_VECTOR &&
2480            VT.getVectorNumElements() == N3.getNumOperands() &&
2481            "Illegal VECTOR_SHUFFLE node!");
2482     break;
2483   case ISD::BIT_CONVERT:
2484     // Fold bit_convert nodes from a type to themselves.
2485     if (N1.getValueType() == VT)
2486       return N1;
2487     break;
2488   }
2489
2490   // Memoize node if it doesn't produce a flag.
2491   SDNode *N;
2492   SDVTList VTs = getVTList(VT);
2493   if (VT != MVT::Flag) {
2494     SDOperand Ops[] = { N1, N2, N3 };
2495     FoldingSetNodeID ID;
2496     AddNodeIDNode(ID, Opcode, VTs, Ops, 3);
2497     void *IP = 0;
2498     if (SDNode *E = CSEMap.FindNodeOrInsertPos(ID, IP))
2499       return SDOperand(E, 0);
2500     N = new TernarySDNode(Opcode, VTs, N1, N2, N3);
2501     CSEMap.InsertNode(N, IP);
2502   } else {
2503     N = new TernarySDNode(Opcode, VTs, N1, N2, N3);
2504   }
2505   AllNodes.push_back(N);
2506   return SDOperand(N, 0);
2507 }
2508
2509 SDOperand SelectionDAG::getNode(unsigned Opcode, MVT VT,
2510                                 SDOperand N1, SDOperand N2, SDOperand N3,
2511                                 SDOperand N4) {
2512   SDOperand Ops[] = { N1, N2, N3, N4 };
2513   return getNode(Opcode, VT, Ops, 4);
2514 }
2515
2516 SDOperand SelectionDAG::getNode(unsigned Opcode, MVT VT,
2517                                 SDOperand N1, SDOperand N2, SDOperand N3,
2518                                 SDOperand N4, SDOperand N5) {
2519   SDOperand Ops[] = { N1, N2, N3, N4, N5 };
2520   return getNode(Opcode, VT, Ops, 5);
2521 }
2522
2523 /// getMemsetValue - Vectorized representation of the memset value
2524 /// operand.
2525 static SDOperand getMemsetValue(SDOperand Value, MVT VT, SelectionDAG &DAG) {
2526   unsigned NumBits = VT.isVector() ?
2527     VT.getVectorElementType().getSizeInBits() : VT.getSizeInBits();
2528   if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Value)) {
2529     APInt Val = APInt(NumBits, C->getValue() & 255);
2530     unsigned Shift = 8;
2531     for (unsigned i = NumBits; i > 8; i >>= 1) {
2532       Val = (Val << Shift) | Val;
2533       Shift <<= 1;
2534     }
2535     if (VT.isInteger())
2536       return DAG.getConstant(Val, VT);
2537     return DAG.getConstantFP(APFloat(Val), VT);
2538   }
2539
2540   Value = DAG.getNode(ISD::ZERO_EXTEND, VT, Value);
2541   unsigned Shift = 8;
2542   for (unsigned i = NumBits; i > 8; i >>= 1) {
2543     Value = DAG.getNode(ISD::OR, VT,
2544                         DAG.getNode(ISD::SHL, VT, Value,
2545                                     DAG.getConstant(Shift, MVT::i8)), Value);
2546     Shift <<= 1;
2547   }
2548
2549   return Value;
2550 }
2551
2552 /// getMemsetStringVal - Similar to getMemsetValue. Except this is only
2553 /// used when a memcpy is turned into a memset when the source is a constant
2554 /// string ptr.
2555 static SDOperand getMemsetStringVal(MVT VT, SelectionDAG &DAG,
2556                                     const TargetLowering &TLI,
2557                                     std::string &Str, unsigned Offset) {
2558   assert(!VT.isVector() && "Can't handle vector type here!");
2559   unsigned NumBits = VT.getSizeInBits();
2560   unsigned MSB = NumBits / 8;
2561   uint64_t Val = 0;
2562   if (TLI.isLittleEndian())
2563     Offset = Offset + MSB - 1;
2564   for (unsigned i = 0; i != MSB; ++i) {
2565     Val = (Val << 8) | (unsigned char)Str[Offset];
2566     Offset += TLI.isLittleEndian() ? -1 : 1;
2567   }
2568   return DAG.getConstant(Val, VT);
2569 }
2570
2571 /// getMemBasePlusOffset - Returns base and offset node for the 
2572 ///
2573 static SDOperand getMemBasePlusOffset(SDOperand Base, unsigned Offset,
2574                                       SelectionDAG &DAG) {
2575   MVT VT = Base.getValueType();
2576   return DAG.getNode(ISD::ADD, VT, Base, DAG.getConstant(Offset, VT));
2577 }
2578
2579 /// isMemSrcFromString - Returns true if memcpy source is a string constant.
2580 ///
2581 static bool isMemSrcFromString(SDOperand Src, std::string &Str,
2582                                uint64_t &SrcOff) {
2583   unsigned SrcDelta = 0;
2584   GlobalAddressSDNode *G = NULL;
2585   if (Src.getOpcode() == ISD::GlobalAddress)
2586     G = cast<GlobalAddressSDNode>(Src);
2587   else if (Src.getOpcode() == ISD::ADD &&
2588            Src.getOperand(0).getOpcode() == ISD::GlobalAddress &&
2589            Src.getOperand(1).getOpcode() == ISD::Constant) {
2590     G = cast<GlobalAddressSDNode>(Src.getOperand(0));
2591     SrcDelta = cast<ConstantSDNode>(Src.getOperand(1))->getValue();
2592   }
2593   if (!G)
2594     return false;
2595
2596   GlobalVariable *GV = dyn_cast<GlobalVariable>(G->getGlobal());
2597   if (GV && GetConstantStringInfo(GV, Str)) {
2598     SrcOff += SrcDelta;
2599     return true;
2600   }
2601
2602   return false;
2603 }
2604
2605 /// MeetsMaxMemopRequirement - Determines if the number of memory ops required
2606 /// to replace the memset / memcpy is below the threshold. It also returns the
2607 /// types of the sequence of memory ops to perform memset / memcpy.
2608 static
2609 bool MeetsMaxMemopRequirement(std::vector<MVT> &MemOps,
2610                               SDOperand Dst, SDOperand Src,
2611                               unsigned Limit, uint64_t Size, unsigned &Align,
2612                               SelectionDAG &DAG,
2613                               const TargetLowering &TLI) {
2614   bool AllowUnalign = TLI.allowsUnalignedMemoryAccesses();
2615
2616   std::string Str;
2617   uint64_t SrcOff = 0;
2618   bool isSrcStr = isMemSrcFromString(Src, Str, SrcOff);
2619   bool isSrcConst = isa<ConstantSDNode>(Src);
2620   MVT VT= TLI.getOptimalMemOpType(Size, Align, isSrcConst, isSrcStr);
2621   if (VT != MVT::iAny) {
2622     unsigned NewAlign = (unsigned)
2623       TLI.getTargetData()->getABITypeAlignment(VT.getTypeForMVT());
2624     // If source is a string constant, this will require an unaligned load.
2625     if (NewAlign > Align && (isSrcConst || AllowUnalign)) {
2626       if (Dst.getOpcode() != ISD::FrameIndex) {
2627         // Can't change destination alignment. It requires a unaligned store.
2628         if (AllowUnalign)
2629           VT = MVT::iAny;
2630       } else {
2631         int FI = cast<FrameIndexSDNode>(Dst)->getIndex();
2632         MachineFrameInfo *MFI = DAG.getMachineFunction().getFrameInfo();
2633         if (MFI->isFixedObjectIndex(FI)) {
2634           // Can't change destination alignment. It requires a unaligned store.
2635           if (AllowUnalign)
2636             VT = MVT::iAny;
2637         } else {
2638           // Give the stack frame object a larger alignment if needed.
2639           if (MFI->getObjectAlignment(FI) < NewAlign)
2640             MFI->setObjectAlignment(FI, NewAlign);
2641           Align = NewAlign;
2642         }
2643       }
2644     }
2645   }
2646
2647   if (VT == MVT::iAny) {
2648     if (AllowUnalign) {
2649       VT = MVT::i64;
2650     } else {
2651       switch (Align & 7) {
2652       case 0:  VT = MVT::i64; break;
2653       case 4:  VT = MVT::i32; break;
2654       case 2:  VT = MVT::i16; break;
2655       default: VT = MVT::i8;  break;
2656       }
2657     }
2658
2659     MVT LVT = MVT::i64;
2660     while (!TLI.isTypeLegal(LVT))
2661       LVT = (MVT::SimpleValueType)(LVT.getSimpleVT() - 1);
2662     assert(LVT.isInteger());
2663
2664     if (VT.bitsGT(LVT))
2665       VT = LVT;
2666   }
2667
2668   unsigned NumMemOps = 0;
2669   while (Size != 0) {
2670     unsigned VTSize = VT.getSizeInBits() / 8;
2671     while (VTSize > Size) {
2672       // For now, only use non-vector load / store's for the left-over pieces.
2673       if (VT.isVector()) {
2674         VT = MVT::i64;
2675         while (!TLI.isTypeLegal(VT))
2676           VT = (MVT::SimpleValueType)(VT.getSimpleVT() - 1);
2677         VTSize = VT.getSizeInBits() / 8;
2678       } else {
2679         VT = (MVT::SimpleValueType)(VT.getSimpleVT() - 1);
2680         VTSize >>= 1;
2681       }
2682     }
2683
2684     if (++NumMemOps > Limit)
2685       return false;
2686     MemOps.push_back(VT);
2687     Size -= VTSize;
2688   }
2689
2690   return true;
2691 }
2692
2693 static SDOperand getMemcpyLoadsAndStores(SelectionDAG &DAG,
2694                                          SDOperand Chain, SDOperand Dst,
2695                                          SDOperand Src, uint64_t Size,
2696                                          unsigned Align, bool AlwaysInline,
2697                                          const Value *DstSV, uint64_t DstSVOff,
2698                                          const Value *SrcSV, uint64_t SrcSVOff){
2699   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
2700
2701   // Expand memcpy to a series of load and store ops if the size operand falls
2702   // below a certain threshold.
2703   std::vector<MVT> MemOps;
2704   uint64_t Limit = -1;
2705   if (!AlwaysInline)
2706     Limit = TLI.getMaxStoresPerMemcpy();
2707   unsigned DstAlign = Align;  // Destination alignment can change.
2708   if (!MeetsMaxMemopRequirement(MemOps, Dst, Src, Limit, Size, DstAlign,
2709                                 DAG, TLI))
2710     return SDOperand();
2711
2712   std::string Str;
2713   uint64_t SrcOff = 0, DstOff = 0;
2714   bool CopyFromStr = isMemSrcFromString(Src, Str, SrcOff);
2715
2716   SmallVector<SDOperand, 8> OutChains;
2717   unsigned NumMemOps = MemOps.size();
2718   for (unsigned i = 0; i < NumMemOps; i++) {
2719     MVT VT = MemOps[i];
2720     unsigned VTSize = VT.getSizeInBits() / 8;
2721     SDOperand Value, Store;
2722
2723     if (CopyFromStr && !VT.isVector()) {
2724       // It's unlikely a store of a vector immediate can be done in a single
2725       // instruction. It would require a load from a constantpool first.
2726       // FIXME: Handle cases where store of vector immediate is done in a
2727       // single instruction.
2728       Value = getMemsetStringVal(VT, DAG, TLI, Str, SrcOff);
2729       Store = DAG.getStore(Chain, Value,
2730                            getMemBasePlusOffset(Dst, DstOff, DAG),
2731                            DstSV, DstSVOff + DstOff);
2732     } else {
2733       Value = DAG.getLoad(VT, Chain,
2734                           getMemBasePlusOffset(Src, SrcOff, DAG),
2735                           SrcSV, SrcSVOff + SrcOff, false, Align);
2736       Store = DAG.getStore(Chain, Value,
2737                            getMemBasePlusOffset(Dst, DstOff, DAG),
2738                            DstSV, DstSVOff + DstOff, false, DstAlign);
2739     }
2740     OutChains.push_back(Store);
2741     SrcOff += VTSize;
2742     DstOff += VTSize;
2743   }
2744
2745   return DAG.getNode(ISD::TokenFactor, MVT::Other,
2746                      &OutChains[0], OutChains.size());
2747 }
2748
2749 static SDOperand getMemmoveLoadsAndStores(SelectionDAG &DAG,
2750                                           SDOperand Chain, SDOperand Dst,
2751                                           SDOperand Src, uint64_t Size,
2752                                           unsigned Align, bool AlwaysInline,
2753                                           const Value *DstSV, uint64_t DstSVOff,
2754                                           const Value *SrcSV, uint64_t SrcSVOff){
2755   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
2756
2757   // Expand memmove to a series of load and store ops if the size operand falls
2758   // below a certain threshold.
2759   std::vector<MVT> MemOps;
2760   uint64_t Limit = -1;
2761   if (!AlwaysInline)
2762     Limit = TLI.getMaxStoresPerMemmove();
2763   unsigned DstAlign = Align;  // Destination alignment can change.
2764   if (!MeetsMaxMemopRequirement(MemOps, Dst, Src, Limit, Size, DstAlign,
2765                                 DAG, TLI))
2766     return SDOperand();
2767
2768   uint64_t SrcOff = 0, DstOff = 0;
2769
2770   SmallVector<SDOperand, 8> LoadValues;
2771   SmallVector<SDOperand, 8> LoadChains;
2772   SmallVector<SDOperand, 8> OutChains;
2773   unsigned NumMemOps = MemOps.size();
2774   for (unsigned i = 0; i < NumMemOps; i++) {
2775     MVT VT = MemOps[i];
2776     unsigned VTSize = VT.getSizeInBits() / 8;
2777     SDOperand Value, Store;
2778
2779     Value = DAG.getLoad(VT, Chain,
2780                         getMemBasePlusOffset(Src, SrcOff, DAG),
2781                         SrcSV, SrcSVOff + SrcOff, false, Align);
2782     LoadValues.push_back(Value);
2783     LoadChains.push_back(Value.getValue(1));
2784     SrcOff += VTSize;
2785   }
2786   Chain = DAG.getNode(ISD::TokenFactor, MVT::Other,
2787                       &LoadChains[0], LoadChains.size());
2788   OutChains.clear();
2789   for (unsigned i = 0; i < NumMemOps; i++) {
2790     MVT VT = MemOps[i];
2791     unsigned VTSize = VT.getSizeInBits() / 8;
2792     SDOperand Value, Store;
2793
2794     Store = DAG.getStore(Chain, LoadValues[i],
2795                          getMemBasePlusOffset(Dst, DstOff, DAG),
2796                          DstSV, DstSVOff + DstOff, false, DstAlign);
2797     OutChains.push_back(Store);
2798     DstOff += VTSize;
2799   }
2800
2801   return DAG.getNode(ISD::TokenFactor, MVT::Other,
2802                      &OutChains[0], OutChains.size());
2803 }
2804
2805 static SDOperand getMemsetStores(SelectionDAG &DAG,
2806                                  SDOperand Chain, SDOperand Dst,
2807                                  SDOperand Src, uint64_t Size,
2808                                  unsigned Align,
2809                                  const Value *DstSV, uint64_t DstSVOff) {
2810   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
2811
2812   // Expand memset to a series of load/store ops if the size operand
2813   // falls below a certain threshold.
2814   std::vector<MVT> MemOps;
2815   if (!MeetsMaxMemopRequirement(MemOps, Dst, Src, TLI.getMaxStoresPerMemset(),
2816                                 Size, Align, DAG, TLI))
2817     return SDOperand();
2818
2819   SmallVector<SDOperand, 8> OutChains;
2820   uint64_t DstOff = 0;
2821
2822   unsigned NumMemOps = MemOps.size();
2823   for (unsigned i = 0; i < NumMemOps; i++) {
2824     MVT VT = MemOps[i];
2825     unsigned VTSize = VT.getSizeInBits() / 8;
2826     SDOperand Value = getMemsetValue(Src, VT, DAG);
2827     SDOperand Store = DAG.getStore(Chain, Value,
2828                                    getMemBasePlusOffset(Dst, DstOff, DAG),
2829                                    DstSV, DstSVOff + DstOff);
2830     OutChains.push_back(Store);
2831     DstOff += VTSize;
2832   }
2833
2834   return DAG.getNode(ISD::TokenFactor, MVT::Other,
2835                      &OutChains[0], OutChains.size());
2836 }
2837
2838 SDOperand SelectionDAG::getMemcpy(SDOperand Chain, SDOperand Dst,
2839                                   SDOperand Src, SDOperand Size,
2840                                   unsigned Align, bool AlwaysInline,
2841                                   const Value *DstSV, uint64_t DstSVOff,
2842                                   const Value *SrcSV, uint64_t SrcSVOff) {
2843
2844   // Check to see if we should lower the memcpy to loads and stores first.
2845   // For cases within the target-specified limits, this is the best choice.
2846   ConstantSDNode *ConstantSize = dyn_cast<ConstantSDNode>(Size);
2847   if (ConstantSize) {
2848     // Memcpy with size zero? Just return the original chain.
2849     if (ConstantSize->isNullValue())
2850       return Chain;
2851
2852     SDOperand Result =
2853       getMemcpyLoadsAndStores(*this, Chain, Dst, Src, ConstantSize->getValue(),
2854                               Align, false, DstSV, DstSVOff, SrcSV, SrcSVOff);
2855     if (Result.Val)
2856       return Result;
2857   }
2858
2859   // Then check to see if we should lower the memcpy with target-specific
2860   // code. If the target chooses to do this, this is the next best.
2861   SDOperand Result =
2862     TLI.EmitTargetCodeForMemcpy(*this, Chain, Dst, Src, Size, Align,
2863                                 AlwaysInline,
2864                                 DstSV, DstSVOff, SrcSV, SrcSVOff);
2865   if (Result.Val)
2866     return Result;
2867
2868   // If we really need inline code and the target declined to provide it,
2869   // use a (potentially long) sequence of loads and stores.
2870   if (AlwaysInline) {
2871     assert(ConstantSize && "AlwaysInline requires a constant size!");
2872     return getMemcpyLoadsAndStores(*this, Chain, Dst, Src,
2873                                    ConstantSize->getValue(), Align, true,
2874                                    DstSV, DstSVOff, SrcSV, SrcSVOff);
2875   }
2876
2877   // Emit a library call.
2878   TargetLowering::ArgListTy Args;
2879   TargetLowering::ArgListEntry Entry;
2880   Entry.Ty = TLI.getTargetData()->getIntPtrType();
2881   Entry.Node = Dst; Args.push_back(Entry);
2882   Entry.Node = Src; Args.push_back(Entry);
2883   Entry.Node = Size; Args.push_back(Entry);
2884   std::pair<SDOperand,SDOperand> CallResult =
2885     TLI.LowerCallTo(Chain, Type::VoidTy,
2886                     false, false, false, CallingConv::C, false,
2887                     getExternalSymbol("memcpy", TLI.getPointerTy()),
2888                     Args, *this);
2889   return CallResult.second;
2890 }
2891
2892 SDOperand SelectionDAG::getMemmove(SDOperand Chain, SDOperand Dst,
2893                                    SDOperand Src, SDOperand Size,
2894                                    unsigned Align,
2895                                    const Value *DstSV, uint64_t DstSVOff,
2896                                    const Value *SrcSV, uint64_t SrcSVOff) {
2897
2898   // Check to see if we should lower the memmove to loads and stores first.
2899   // For cases within the target-specified limits, this is the best choice.
2900   ConstantSDNode *ConstantSize = dyn_cast<ConstantSDNode>(Size);
2901   if (ConstantSize) {
2902     // Memmove with size zero? Just return the original chain.
2903     if (ConstantSize->isNullValue())
2904       return Chain;
2905
2906     SDOperand Result =
2907       getMemmoveLoadsAndStores(*this, Chain, Dst, Src, ConstantSize->getValue(),
2908                                Align, false, DstSV, DstSVOff, SrcSV, SrcSVOff);
2909     if (Result.Val)
2910       return Result;
2911   }
2912
2913   // Then check to see if we should lower the memmove with target-specific
2914   // code. If the target chooses to do this, this is the next best.
2915   SDOperand Result =
2916     TLI.EmitTargetCodeForMemmove(*this, Chain, Dst, Src, Size, Align,
2917                                  DstSV, DstSVOff, SrcSV, SrcSVOff);
2918   if (Result.Val)
2919     return Result;
2920
2921   // Emit a library call.
2922   TargetLowering::ArgListTy Args;
2923   TargetLowering::ArgListEntry Entry;
2924   Entry.Ty = TLI.getTargetData()->getIntPtrType();
2925   Entry.Node = Dst; Args.push_back(Entry);
2926   Entry.Node = Src; Args.push_back(Entry);
2927   Entry.Node = Size; Args.push_back(Entry);
2928   std::pair<SDOperand,SDOperand> CallResult =
2929     TLI.LowerCallTo(Chain, Type::VoidTy,
2930                     false, false, false, CallingConv::C, false,
2931                     getExternalSymbol("memmove", TLI.getPointerTy()),
2932                     Args, *this);
2933   return CallResult.second;
2934 }
2935
2936 SDOperand SelectionDAG::getMemset(SDOperand Chain, SDOperand Dst,
2937                                   SDOperand Src, SDOperand Size,
2938                                   unsigned Align,
2939                                   const Value *DstSV, uint64_t DstSVOff) {
2940
2941   // Check to see if we should lower the memset to stores first.
2942   // For cases within the target-specified limits, this is the best choice.
2943   ConstantSDNode *ConstantSize = dyn_cast<ConstantSDNode>(Size);
2944   if (ConstantSize) {
2945     // Memset with size zero? Just return the original chain.
2946     if (ConstantSize->isNullValue())
2947       return Chain;
2948
2949     SDOperand Result =
2950       getMemsetStores(*this, Chain, Dst, Src, ConstantSize->getValue(), Align,
2951                       DstSV, DstSVOff);
2952     if (Result.Val)
2953       return Result;
2954   }
2955
2956   // Then check to see if we should lower the memset with target-specific
2957   // code. If the target chooses to do this, this is the next best.
2958   SDOperand Result =
2959     TLI.EmitTargetCodeForMemset(*this, Chain, Dst, Src, Size, Align,
2960                                 DstSV, DstSVOff);
2961   if (Result.Val)
2962     return Result;
2963
2964   // Emit a library call.
2965   const Type *IntPtrTy = TLI.getTargetData()->getIntPtrType();
2966   TargetLowering::ArgListTy Args;
2967   TargetLowering::ArgListEntry Entry;
2968   Entry.Node = Dst; Entry.Ty = IntPtrTy;
2969   Args.push_back(Entry);
2970   // Extend or truncate the argument to be an i32 value for the call.
2971   if (Src.getValueType().bitsGT(MVT::i32))
2972     Src = getNode(ISD::TRUNCATE, MVT::i32, Src);
2973   else
2974     Src = getNode(ISD::ZERO_EXTEND, MVT::i32, Src);
2975   Entry.Node = Src; Entry.Ty = Type::Int32Ty; Entry.isSExt = true;
2976   Args.push_back(Entry);
2977   Entry.Node = Size; Entry.Ty = IntPtrTy; Entry.isSExt = false;
2978   Args.push_back(Entry);
2979   std::pair<SDOperand,SDOperand> CallResult =
2980     TLI.LowerCallTo(Chain, Type::VoidTy,
2981                     false, false, false, CallingConv::C, false,
2982                     getExternalSymbol("memset", TLI.getPointerTy()),
2983                     Args, *this);
2984   return CallResult.second;
2985 }
2986
2987 SDOperand SelectionDAG::getAtomic(unsigned Opcode, SDOperand Chain, 
2988                                   SDOperand Ptr, SDOperand Cmp, 
2989                                   SDOperand Swp, const Value* PtrVal,
2990                                   unsigned Alignment) {
2991   assert(Opcode == ISD::ATOMIC_CMP_SWAP && "Invalid Atomic Op");
2992   assert(Cmp.getValueType() == Swp.getValueType() && "Invalid Atomic Op Types");
2993   SDVTList VTs = getVTList(Cmp.getValueType(), MVT::Other);
2994   FoldingSetNodeID ID;
2995   SDOperand Ops[] = {Chain, Ptr, Cmp, Swp};
2996   AddNodeIDNode(ID, Opcode, VTs, Ops, 4);
2997   void* IP = 0;
2998   if (SDNode *E = CSEMap.FindNodeOrInsertPos(ID, IP))
2999     return SDOperand(E, 0);
3000   SDNode* N = new AtomicSDNode(Opcode, VTs, Chain, Ptr, Cmp, Swp,
3001                                PtrVal, Alignment);
3002   CSEMap.InsertNode(N, IP);
3003   AllNodes.push_back(N);
3004   return SDOperand(N, 0);
3005 }
3006
3007 SDOperand SelectionDAG::getAtomic(unsigned Opcode, SDOperand Chain, 
3008                                   SDOperand Ptr, SDOperand Val, 
3009                                   const Value* PtrVal,
3010                                   unsigned Alignment) {
3011   assert((   Opcode == ISD::ATOMIC_LOAD_ADD || Opcode == ISD::ATOMIC_LOAD_SUB
3012           || Opcode == ISD::ATOMIC_SWAP || Opcode == ISD::ATOMIC_LOAD_AND
3013           || Opcode == ISD::ATOMIC_LOAD_OR || Opcode == ISD::ATOMIC_LOAD_XOR
3014           || Opcode == ISD::ATOMIC_LOAD_NAND 
3015           || Opcode == ISD::ATOMIC_LOAD_MIN || Opcode == ISD::ATOMIC_LOAD_MAX
3016           || Opcode == ISD::ATOMIC_LOAD_UMIN || Opcode == ISD::ATOMIC_LOAD_UMAX) 
3017          && "Invalid Atomic Op");
3018   SDVTList VTs = getVTList(Val.getValueType(), MVT::Other);
3019   FoldingSetNodeID ID;
3020   SDOperand Ops[] = {Chain, Ptr, Val};
3021   AddNodeIDNode(ID, Opcode, VTs, Ops, 3);
3022   void* IP = 0;
3023   if (SDNode *E = CSEMap.FindNodeOrInsertPos(ID, IP))
3024     return SDOperand(E, 0);
3025   SDNode* N = new AtomicSDNode(Opcode, VTs, Chain, Ptr, Val,
3026                                PtrVal, Alignment);
3027   CSEMap.InsertNode(N, IP);
3028   AllNodes.push_back(N);
3029   return SDOperand(N, 0);
3030 }
3031
3032 SDOperand
3033 SelectionDAG::getLoad(ISD::MemIndexedMode AM, ISD::LoadExtType ExtType,
3034                       MVT VT, SDOperand Chain,
3035                       SDOperand Ptr, SDOperand Offset,
3036                       const Value *SV, int SVOffset, MVT EVT,
3037                       bool isVolatile, unsigned Alignment) {
3038   if (Alignment == 0) { // Ensure that codegen never sees alignment 0
3039     const Type *Ty = 0;
3040     if (VT != MVT::iPTR) {
3041       Ty = VT.getTypeForMVT();
3042     } else if (SV) {
3043       const PointerType *PT = dyn_cast<PointerType>(SV->getType());
3044       assert(PT && "Value for load must be a pointer");
3045       Ty = PT->getElementType();
3046     }
3047     assert(Ty && "Could not get type information for load");
3048     Alignment = TLI.getTargetData()->getABITypeAlignment(Ty);
3049   }
3050
3051   if (VT == EVT) {
3052     ExtType = ISD::NON_EXTLOAD;
3053   } else if (ExtType == ISD::NON_EXTLOAD) {
3054     assert(VT == EVT && "Non-extending load from different memory type!");
3055   } else {
3056     // Extending load.
3057     if (VT.isVector())
3058       assert(EVT == VT.getVectorElementType() && "Invalid vector extload!");
3059     else
3060       assert(EVT.bitsLT(VT) &&
3061              "Should only be an extending load, not truncating!");
3062     assert((ExtType == ISD::EXTLOAD || VT.isInteger()) &&
3063            "Cannot sign/zero extend a FP/Vector load!");
3064     assert(VT.isInteger() == EVT.isInteger() &&
3065            "Cannot convert from FP to Int or Int -> FP!");
3066   }
3067
3068   bool Indexed = AM != ISD::UNINDEXED;
3069   assert((Indexed || Offset.getOpcode() == ISD::UNDEF) &&
3070          "Unindexed load with an offset!");
3071
3072   SDVTList VTs = Indexed ?
3073     getVTList(VT, Ptr.getValueType(), MVT::Other) : getVTList(VT, MVT::Other);
3074   SDOperand Ops[] = { Chain, Ptr, Offset };
3075   FoldingSetNodeID ID;
3076   AddNodeIDNode(ID, ISD::LOAD, VTs, Ops, 3);
3077   ID.AddInteger(AM);
3078   ID.AddInteger(ExtType);
3079   ID.AddInteger(EVT.getRawBits());
3080   ID.AddInteger(Alignment);
3081   ID.AddInteger(isVolatile);
3082   void *IP = 0;
3083   if (SDNode *E = CSEMap.FindNodeOrInsertPos(ID, IP))
3084     return SDOperand(E, 0);
3085   SDNode *N = new LoadSDNode(Ops, VTs, AM, ExtType, EVT, SV, SVOffset,
3086                              Alignment, isVolatile);
3087   CSEMap.InsertNode(N, IP);
3088   AllNodes.push_back(N);
3089   return SDOperand(N, 0);
3090 }
3091
3092 SDOperand SelectionDAG::getLoad(MVT VT,
3093                                 SDOperand Chain, SDOperand Ptr,
3094                                 const Value *SV, int SVOffset,
3095                                 bool isVolatile, unsigned Alignment) {
3096   SDOperand Undef = getNode(ISD::UNDEF, Ptr.getValueType());
3097   return getLoad(ISD::UNINDEXED, ISD::NON_EXTLOAD, VT, Chain, Ptr, Undef,
3098                  SV, SVOffset, VT, isVolatile, Alignment);
3099 }
3100
3101 SDOperand SelectionDAG::getExtLoad(ISD::LoadExtType ExtType, MVT VT,
3102                                    SDOperand Chain, SDOperand Ptr,
3103                                    const Value *SV,
3104                                    int SVOffset, MVT EVT,
3105                                    bool isVolatile, unsigned Alignment) {
3106   SDOperand Undef = getNode(ISD::UNDEF, Ptr.getValueType());
3107   return getLoad(ISD::UNINDEXED, ExtType, VT, Chain, Ptr, Undef,
3108                  SV, SVOffset, EVT, isVolatile, Alignment);
3109 }
3110
3111 SDOperand
3112 SelectionDAG::getIndexedLoad(SDOperand OrigLoad, SDOperand Base,
3113                              SDOperand Offset, ISD::MemIndexedMode AM) {
3114   LoadSDNode *LD = cast<LoadSDNode>(OrigLoad);
3115   assert(LD->getOffset().getOpcode() == ISD::UNDEF &&
3116          "Load is already a indexed load!");
3117   return getLoad(AM, LD->getExtensionType(), OrigLoad.getValueType(),
3118                  LD->getChain(), Base, Offset, LD->getSrcValue(),
3119                  LD->getSrcValueOffset(), LD->getMemoryVT(),
3120                  LD->isVolatile(), LD->getAlignment());
3121 }
3122
3123 SDOperand SelectionDAG::getStore(SDOperand Chain, SDOperand Val,
3124                                  SDOperand Ptr, const Value *SV, int SVOffset,
3125                                  bool isVolatile, unsigned Alignment) {
3126   MVT VT = Val.getValueType();
3127
3128   if (Alignment == 0) { // Ensure that codegen never sees alignment 0
3129     const Type *Ty = 0;
3130     if (VT != MVT::iPTR) {
3131       Ty = VT.getTypeForMVT();
3132     } else if (SV) {
3133       const PointerType *PT = dyn_cast<PointerType>(SV->getType());
3134       assert(PT && "Value for store must be a pointer");
3135       Ty = PT->getElementType();
3136     }
3137     assert(Ty && "Could not get type information for store");
3138     Alignment = TLI.getTargetData()->getABITypeAlignment(Ty);
3139   }
3140   SDVTList VTs = getVTList(MVT::Other);
3141   SDOperand Undef = getNode(ISD::UNDEF, Ptr.getValueType());
3142   SDOperand Ops[] = { Chain, Val, Ptr, Undef };
3143   FoldingSetNodeID ID;
3144   AddNodeIDNode(ID, ISD::STORE, VTs, Ops, 4);
3145   ID.AddInteger(ISD::UNINDEXED);
3146   ID.AddInteger(false);
3147   ID.AddInteger(VT.getRawBits());
3148   ID.AddInteger(Alignment);
3149   ID.AddInteger(isVolatile);
3150   void *IP = 0;
3151   if (SDNode *E = CSEMap.FindNodeOrInsertPos(ID, IP))
3152     return SDOperand(E, 0);
3153   SDNode *N = new StoreSDNode(Ops, VTs, ISD::UNINDEXED, false,
3154                               VT, SV, SVOffset, Alignment, isVolatile);
3155   CSEMap.InsertNode(N, IP);
3156   AllNodes.push_back(N);
3157   return SDOperand(N, 0);
3158 }
3159
3160 SDOperand SelectionDAG::getTruncStore(SDOperand Chain, SDOperand Val,
3161                                       SDOperand Ptr, const Value *SV,
3162                                       int SVOffset, MVT SVT,
3163                                       bool isVolatile, unsigned Alignment) {
3164   MVT VT = Val.getValueType();
3165
3166   if (VT == SVT)
3167     return getStore(Chain, Val, Ptr, SV, SVOffset, isVolatile, Alignment);
3168
3169   assert(VT.bitsGT(SVT) && "Not a truncation?");
3170   assert(VT.isInteger() == SVT.isInteger() &&
3171          "Can't do FP-INT conversion!");
3172
3173   if (Alignment == 0) { // Ensure that codegen never sees alignment 0
3174     const Type *Ty = 0;
3175     if (VT != MVT::iPTR) {
3176       Ty = VT.getTypeForMVT();
3177     } else if (SV) {
3178       const PointerType *PT = dyn_cast<PointerType>(SV->getType());
3179       assert(PT && "Value for store must be a pointer");
3180       Ty = PT->getElementType();
3181     }
3182     assert(Ty && "Could not get type information for store");
3183     Alignment = TLI.getTargetData()->getABITypeAlignment(Ty);
3184   }
3185   SDVTList VTs = getVTList(MVT::Other);
3186   SDOperand Undef = getNode(ISD::UNDEF, Ptr.getValueType());
3187   SDOperand Ops[] = { Chain, Val, Ptr, Undef };
3188   FoldingSetNodeID ID;
3189   AddNodeIDNode(ID, ISD::STORE, VTs, Ops, 4);
3190   ID.AddInteger(ISD::UNINDEXED);
3191   ID.AddInteger(1);
3192   ID.AddInteger(SVT.getRawBits());
3193   ID.AddInteger(Alignment);
3194   ID.AddInteger(isVolatile);
3195   void *IP = 0;
3196   if (SDNode *E = CSEMap.FindNodeOrInsertPos(ID, IP))
3197     return SDOperand(E, 0);
3198   SDNode *N = new StoreSDNode(Ops, VTs, ISD::UNINDEXED, true,
3199                               SVT, SV, SVOffset, Alignment, isVolatile);
3200   CSEMap.InsertNode(N, IP);
3201   AllNodes.push_back(N);
3202   return SDOperand(N, 0);
3203 }
3204
3205 SDOperand
3206 SelectionDAG::getIndexedStore(SDOperand OrigStore, SDOperand Base,
3207                               SDOperand Offset, ISD::MemIndexedMode AM) {
3208   StoreSDNode *ST = cast<StoreSDNode>(OrigStore);
3209   assert(ST->getOffset().getOpcode() == ISD::UNDEF &&
3210          "Store is already a indexed store!");
3211   SDVTList VTs = getVTList(Base.getValueType(), MVT::Other);
3212   SDOperand Ops[] = { ST->getChain(), ST->getValue(), Base, Offset };
3213   FoldingSetNodeID ID;
3214   AddNodeIDNode(ID, ISD::STORE, VTs, Ops, 4);
3215   ID.AddInteger(AM);
3216   ID.AddInteger(ST->isTruncatingStore());
3217   ID.AddInteger(ST->getMemoryVT().getRawBits());
3218   ID.AddInteger(ST->getAlignment());
3219   ID.AddInteger(ST->isVolatile());
3220   void *IP = 0;
3221   if (SDNode *E = CSEMap.FindNodeOrInsertPos(ID, IP))
3222     return SDOperand(E, 0);
3223   SDNode *N = new StoreSDNode(Ops, VTs, AM,
3224                               ST->isTruncatingStore(), ST->getMemoryVT(),
3225                               ST->getSrcValue(), ST->getSrcValueOffset(),
3226                               ST->getAlignment(), ST->isVolatile());
3227   CSEMap.InsertNode(N, IP);
3228   AllNodes.push_back(N);
3229   return SDOperand(N, 0);
3230 }
3231
3232 SDOperand SelectionDAG::getVAArg(MVT VT,
3233                                  SDOperand Chain, SDOperand Ptr,
3234                                  SDOperand SV) {
3235   SDOperand Ops[] = { Chain, Ptr, SV };
3236   return getNode(ISD::VAARG, getVTList(VT, MVT::Other), Ops, 3);
3237 }
3238
3239 SDOperand SelectionDAG::getNode(unsigned Opcode, MVT VT,
3240                                 SDOperandPtr Ops, unsigned NumOps) {
3241   switch (NumOps) {
3242   case 0: return getNode(Opcode, VT);
3243   case 1: return getNode(Opcode, VT, Ops[0]);
3244   case 2: return getNode(Opcode, VT, Ops[0], Ops[1]);
3245   case 3: return getNode(Opcode, VT, Ops[0], Ops[1], Ops[2]);
3246   default: break;
3247   }
3248   
3249   switch (Opcode) {
3250   default: break;
3251   case ISD::SELECT_CC: {
3252     assert(NumOps == 5 && "SELECT_CC takes 5 operands!");
3253     assert(Ops[0].getValueType() == Ops[1].getValueType() &&
3254            "LHS and RHS of condition must have same type!");
3255     assert(Ops[2].getValueType() == Ops[3].getValueType() &&
3256            "True and False arms of SelectCC must have same type!");
3257     assert(Ops[2].getValueType() == VT &&
3258            "select_cc node must be of same type as true and false value!");
3259     break;
3260   }
3261   case ISD::BR_CC: {
3262     assert(NumOps == 5 && "BR_CC takes 5 operands!");
3263     assert(Ops[2].getValueType() == Ops[3].getValueType() &&
3264            "LHS/RHS of comparison should match types!");
3265     break;
3266   }
3267   }
3268
3269   // Memoize nodes.
3270   SDNode *N;
3271   SDVTList VTs = getVTList(VT);
3272   if (VT != MVT::Flag) {
3273     FoldingSetNodeID ID;
3274     AddNodeIDNode(ID, Opcode, VTs, Ops, NumOps);
3275     void *IP = 0;
3276     if (SDNode *E = CSEMap.FindNodeOrInsertPos(ID, IP))
3277       return SDOperand(E, 0);
3278     N = new SDNode(Opcode, VTs, Ops, NumOps);
3279     CSEMap.InsertNode(N, IP);
3280   } else {
3281     N = new SDNode(Opcode, VTs, Ops, NumOps);
3282   }
3283   AllNodes.push_back(N);
3284   return SDOperand(N, 0);
3285 }
3286
3287 SDOperand SelectionDAG::getNode(unsigned Opcode,
3288                                 std::vector<MVT> &ResultTys,
3289                                 SDOperandPtr Ops, unsigned NumOps) {
3290   return getNode(Opcode, getNodeValueTypes(ResultTys), ResultTys.size(),
3291                  Ops, NumOps);
3292 }
3293
3294 SDOperand SelectionDAG::getNode(unsigned Opcode,
3295                                 const MVT *VTs, unsigned NumVTs,
3296                                 SDOperandPtr Ops, unsigned NumOps) {
3297   if (NumVTs == 1)
3298     return getNode(Opcode, VTs[0], Ops, NumOps);
3299   return getNode(Opcode, makeVTList(VTs, NumVTs), Ops, NumOps);
3300 }  
3301   
3302 SDOperand SelectionDAG::getNode(unsigned Opcode, SDVTList VTList,
3303                                 SDOperandPtr Ops, unsigned NumOps) {
3304   if (VTList.NumVTs == 1)
3305     return getNode(Opcode, VTList.VTs[0], Ops, NumOps);
3306
3307   switch (Opcode) {
3308   // FIXME: figure out how to safely handle things like
3309   // int foo(int x) { return 1 << (x & 255); }
3310   // int bar() { return foo(256); }
3311 #if 0
3312   case ISD::SRA_PARTS:
3313   case ISD::SRL_PARTS:
3314   case ISD::SHL_PARTS:
3315     if (N3.getOpcode() == ISD::SIGN_EXTEND_INREG &&
3316         cast<VTSDNode>(N3.getOperand(1))->getVT() != MVT::i1)
3317       return getNode(Opcode, VT, N1, N2, N3.getOperand(0));
3318     else if (N3.getOpcode() == ISD::AND)
3319       if (ConstantSDNode *AndRHS = dyn_cast<ConstantSDNode>(N3.getOperand(1))) {
3320         // If the and is only masking out bits that cannot effect the shift,
3321         // eliminate the and.
3322         unsigned NumBits = VT.getSizeInBits()*2;
3323         if ((AndRHS->getValue() & (NumBits-1)) == NumBits-1)
3324           return getNode(Opcode, VT, N1, N2, N3.getOperand(0));
3325       }
3326     break;
3327 #endif
3328   }
3329
3330   // Memoize the node unless it returns a flag.
3331   SDNode *N;
3332   if (VTList.VTs[VTList.NumVTs-1] != MVT::Flag) {
3333     FoldingSetNodeID ID;
3334     AddNodeIDNode(ID, Opcode, VTList, Ops, NumOps);
3335     void *IP = 0;
3336     if (SDNode *E = CSEMap.FindNodeOrInsertPos(ID, IP))
3337       return SDOperand(E, 0);
3338     if (NumOps == 1)
3339       N = new UnarySDNode(Opcode, VTList, Ops[0]);
3340     else if (NumOps == 2)
3341       N = new BinarySDNode(Opcode, VTList, Ops[0], Ops[1]);
3342     else if (NumOps == 3)
3343       N = new TernarySDNode(Opcode, VTList, Ops[0], Ops[1], Ops[2]);
3344     else
3345       N = new SDNode(Opcode, VTList, Ops, NumOps);
3346     CSEMap.InsertNode(N, IP);
3347   } else {
3348     if (NumOps == 1)
3349       N = new UnarySDNode(Opcode, VTList, Ops[0]);
3350     else if (NumOps == 2)
3351       N = new BinarySDNode(Opcode, VTList, Ops[0], Ops[1]);
3352     else if (NumOps == 3)
3353       N = new TernarySDNode(Opcode, VTList, Ops[0], Ops[1], Ops[2]);
3354     else
3355       N = new SDNode(Opcode, VTList, Ops, NumOps);
3356   }
3357   AllNodes.push_back(N);
3358   return SDOperand(N, 0);
3359 }
3360
3361 SDOperand SelectionDAG::getNode(unsigned Opcode, SDVTList VTList) {
3362   return getNode(Opcode, VTList, (SDOperand*)0, 0);
3363 }
3364
3365 SDOperand SelectionDAG::getNode(unsigned Opcode, SDVTList VTList,
3366                                 SDOperand N1) {
3367   SDOperand Ops[] = { N1 };
3368   return getNode(Opcode, VTList, Ops, 1);
3369 }
3370
3371 SDOperand SelectionDAG::getNode(unsigned Opcode, SDVTList VTList,
3372                                 SDOperand N1, SDOperand N2) {
3373   SDOperand Ops[] = { N1, N2 };
3374   return getNode(Opcode, VTList, Ops, 2);
3375 }
3376
3377 SDOperand SelectionDAG::getNode(unsigned Opcode, SDVTList VTList,
3378                                 SDOperand N1, SDOperand N2, SDOperand N3) {
3379   SDOperand Ops[] = { N1, N2, N3 };
3380   return getNode(Opcode, VTList, Ops, 3);
3381 }
3382
3383 SDOperand SelectionDAG::getNode(unsigned Opcode, SDVTList VTList,
3384                                 SDOperand N1, SDOperand N2, SDOperand N3,
3385                                 SDOperand N4) {
3386   SDOperand Ops[] = { N1, N2, N3, N4 };
3387   return getNode(Opcode, VTList, Ops, 4);
3388 }
3389
3390 SDOperand SelectionDAG::getNode(unsigned Opcode, SDVTList VTList,
3391                                 SDOperand N1, SDOperand N2, SDOperand N3,
3392                                 SDOperand N4, SDOperand N5) {
3393   SDOperand Ops[] = { N1, N2, N3, N4, N5 };
3394   return getNode(Opcode, VTList, Ops, 5);
3395 }
3396
3397 SDVTList SelectionDAG::getVTList(MVT VT) {
3398   return makeVTList(SDNode::getValueTypeList(VT), 1);
3399 }
3400
3401 SDVTList SelectionDAG::getVTList(MVT VT1, MVT VT2) {
3402   for (std::list<std::vector<MVT> >::iterator I = VTList.begin(),
3403        E = VTList.end(); I != E; ++I) {
3404     if (I->size() == 2 && (*I)[0] == VT1 && (*I)[1] == VT2)
3405       return makeVTList(&(*I)[0], 2);
3406   }
3407   std::vector<MVT> V;
3408   V.push_back(VT1);
3409   V.push_back(VT2);
3410   VTList.push_front(V);
3411   return makeVTList(&(*VTList.begin())[0], 2);
3412 }
3413 SDVTList SelectionDAG::getVTList(MVT VT1, MVT VT2,
3414                                  MVT VT3) {
3415   for (std::list<std::vector<MVT> >::iterator I = VTList.begin(),
3416        E = VTList.end(); I != E; ++I) {
3417     if (I->size() == 3 && (*I)[0] == VT1 && (*I)[1] == VT2 &&
3418         (*I)[2] == VT3)
3419       return makeVTList(&(*I)[0], 3);
3420   }
3421   std::vector<MVT> V;
3422   V.push_back(VT1);
3423   V.push_back(VT2);
3424   V.push_back(VT3);
3425   VTList.push_front(V);
3426   return makeVTList(&(*VTList.begin())[0], 3);
3427 }
3428
3429 SDVTList SelectionDAG::getVTList(const MVT *VTs, unsigned NumVTs) {
3430   switch (NumVTs) {
3431     case 0: assert(0 && "Cannot have nodes without results!");
3432     case 1: return getVTList(VTs[0]);
3433     case 2: return getVTList(VTs[0], VTs[1]);
3434     case 3: return getVTList(VTs[0], VTs[1], VTs[2]);
3435     default: break;
3436   }
3437
3438   for (std::list<std::vector<MVT> >::iterator I = VTList.begin(),
3439        E = VTList.end(); I != E; ++I) {
3440     if (I->size() != NumVTs || VTs[0] != (*I)[0] || VTs[1] != (*I)[1]) continue;
3441    
3442     bool NoMatch = false;
3443     for (unsigned i = 2; i != NumVTs; ++i)
3444       if (VTs[i] != (*I)[i]) {
3445         NoMatch = true;
3446         break;
3447       }
3448     if (!NoMatch)
3449       return makeVTList(&*I->begin(), NumVTs);
3450   }
3451   
3452   VTList.push_front(std::vector<MVT>(VTs, VTs+NumVTs));
3453   return makeVTList(&*VTList.begin()->begin(), NumVTs);
3454 }
3455
3456
3457 /// UpdateNodeOperands - *Mutate* the specified node in-place to have the
3458 /// specified operands.  If the resultant node already exists in the DAG,
3459 /// this does not modify the specified node, instead it returns the node that
3460 /// already exists.  If the resultant node does not exist in the DAG, the
3461 /// input node is returned.  As a degenerate case, if you specify the same
3462 /// input operands as the node already has, the input node is returned.
3463 SDOperand SelectionDAG::
3464 UpdateNodeOperands(SDOperand InN, SDOperand Op) {
3465   SDNode *N = InN.Val;
3466   assert(N->getNumOperands() == 1 && "Update with wrong number of operands");
3467   
3468   // Check to see if there is no change.
3469   if (Op == N->getOperand(0)) return InN;
3470   
3471   // See if the modified node already exists.
3472   void *InsertPos = 0;
3473   if (SDNode *Existing = FindModifiedNodeSlot(N, Op, InsertPos))
3474     return SDOperand(Existing, InN.ResNo);
3475   
3476   // Nope it doesn't.  Remove the node from it's current place in the maps.
3477   if (InsertPos)
3478     RemoveNodeFromCSEMaps(N);
3479   
3480   // Now we update the operands.
3481   N->OperandList[0].getVal()->removeUser(0, N);
3482   N->OperandList[0] = Op;
3483   N->OperandList[0].setUser(N);
3484   Op.Val->addUser(0, N);
3485   
3486   // If this gets put into a CSE map, add it.
3487   if (InsertPos) CSEMap.InsertNode(N, InsertPos);
3488   return InN;
3489 }
3490
3491 SDOperand SelectionDAG::
3492 UpdateNodeOperands(SDOperand InN, SDOperand Op1, SDOperand Op2) {
3493   SDNode *N = InN.Val;
3494   assert(N->getNumOperands() == 2 && "Update with wrong number of operands");
3495   
3496   // Check to see if there is no change.
3497   if (Op1 == N->getOperand(0) && Op2 == N->getOperand(1))
3498     return InN;   // No operands changed, just return the input node.
3499   
3500   // See if the modified node already exists.
3501   void *InsertPos = 0;
3502   if (SDNode *Existing = FindModifiedNodeSlot(N, Op1, Op2, InsertPos))
3503     return SDOperand(Existing, InN.ResNo);
3504   
3505   // Nope it doesn't.  Remove the node from it's current place in the maps.
3506   if (InsertPos)
3507     RemoveNodeFromCSEMaps(N);
3508   
3509   // Now we update the operands.
3510   if (N->OperandList[0] != Op1) {
3511     N->OperandList[0].getVal()->removeUser(0, N);
3512     N->OperandList[0] = Op1;
3513     N->OperandList[0].setUser(N);
3514     Op1.Val->addUser(0, N);
3515   }
3516   if (N->OperandList[1] != Op2) {
3517     N->OperandList[1].getVal()->removeUser(1, N);
3518     N->OperandList[1] = Op2;
3519     N->OperandList[1].setUser(N);
3520     Op2.Val->addUser(1, N);
3521   }
3522   
3523   // If this gets put into a CSE map, add it.
3524   if (InsertPos) CSEMap.InsertNode(N, InsertPos);
3525   return InN;
3526 }
3527
3528 SDOperand SelectionDAG::
3529 UpdateNodeOperands(SDOperand N, SDOperand Op1, SDOperand Op2, SDOperand Op3) {
3530   SDOperand Ops[] = { Op1, Op2, Op3 };
3531   return UpdateNodeOperands(N, Ops, 3);
3532 }
3533
3534 SDOperand SelectionDAG::
3535 UpdateNodeOperands(SDOperand N, SDOperand Op1, SDOperand Op2, 
3536                    SDOperand Op3, SDOperand Op4) {
3537   SDOperand Ops[] = { Op1, Op2, Op3, Op4 };
3538   return UpdateNodeOperands(N, Ops, 4);
3539 }
3540
3541 SDOperand SelectionDAG::
3542 UpdateNodeOperands(SDOperand N, SDOperand Op1, SDOperand Op2,
3543                    SDOperand Op3, SDOperand Op4, SDOperand Op5) {
3544   SDOperand Ops[] = { Op1, Op2, Op3, Op4, Op5 };
3545   return UpdateNodeOperands(N, Ops, 5);
3546 }
3547
3548 SDOperand SelectionDAG::
3549 UpdateNodeOperands(SDOperand InN, SDOperandPtr Ops, unsigned NumOps) {
3550   SDNode *N = InN.Val;
3551   assert(N->getNumOperands() == NumOps &&
3552          "Update with wrong number of operands");
3553   
3554   // Check to see if there is no change.
3555   bool AnyChange = false;
3556   for (unsigned i = 0; i != NumOps; ++i) {
3557     if (Ops[i] != N->getOperand(i)) {
3558       AnyChange = true;
3559       break;
3560     }
3561   }
3562   
3563   // No operands changed, just return the input node.
3564   if (!AnyChange) return InN;
3565   
3566   // See if the modified node already exists.
3567   void *InsertPos = 0;
3568   if (SDNode *Existing = FindModifiedNodeSlot(N, Ops, NumOps, InsertPos))
3569     return SDOperand(Existing, InN.ResNo);
3570   
3571   // Nope it doesn't.  Remove the node from its current place in the maps.
3572   if (InsertPos)
3573     RemoveNodeFromCSEMaps(N);
3574   
3575   // Now we update the operands.
3576   for (unsigned i = 0; i != NumOps; ++i) {
3577     if (N->OperandList[i] != Ops[i]) {
3578       N->OperandList[i].getVal()->removeUser(i, N);
3579       N->OperandList[i] = Ops[i];
3580       N->OperandList[i].setUser(N);
3581       Ops[i].Val->addUser(i, N);
3582     }
3583   }
3584
3585   // If this gets put into a CSE map, add it.
3586   if (InsertPos) CSEMap.InsertNode(N, InsertPos);
3587   return InN;
3588 }
3589
3590 /// MorphNodeTo - This frees the operands of the current node, resets the
3591 /// opcode, types, and operands to the specified value.  This should only be
3592 /// used by the SelectionDAG class.
3593 void SDNode::MorphNodeTo(unsigned Opc, SDVTList L,
3594                          SDOperandPtr Ops, unsigned NumOps) {
3595   NodeType = Opc;
3596   ValueList = L.VTs;
3597   NumValues = L.NumVTs;
3598   
3599   // Clear the operands list, updating used nodes to remove this from their
3600   // use list.
3601   for (op_iterator I = op_begin(), E = op_end(); I != E; ++I)
3602     I->getVal()->removeUser(std::distance(op_begin(), I), this);
3603   
3604   // If NumOps is larger than the # of operands we currently have, reallocate
3605   // the operand list.
3606   if (NumOps > NumOperands) {
3607     if (OperandsNeedDelete) {
3608       delete [] OperandList;
3609     }
3610     OperandList = new SDUse[NumOps];
3611     OperandsNeedDelete = true;
3612   }
3613   
3614   // Assign the new operands.
3615   NumOperands = NumOps;
3616   
3617   for (unsigned i = 0, e = NumOps; i != e; ++i) {
3618     OperandList[i] = Ops[i];
3619     OperandList[i].setUser(this);
3620     SDNode *N = OperandList[i].getVal();
3621     N->addUser(i, this);
3622     ++N->UsesSize;
3623   }
3624 }
3625
3626 /// SelectNodeTo - These are used for target selectors to *mutate* the
3627 /// specified node to have the specified return type, Target opcode, and
3628 /// operands.  Note that target opcodes are stored as
3629 /// ISD::BUILTIN_OP_END+TargetOpcode in the node opcode field.
3630 ///
3631 /// Note that SelectNodeTo returns the resultant node.  If there is already a
3632 /// node of the specified opcode and operands, it returns that node instead of
3633 /// the current one.
3634 SDNode *SelectionDAG::SelectNodeTo(SDNode *N, unsigned TargetOpc,
3635                                    MVT VT) {
3636   SDVTList VTs = getVTList(VT);
3637   FoldingSetNodeID ID;
3638   AddNodeIDNode(ID, ISD::BUILTIN_OP_END+TargetOpc, VTs, (SDOperand*)0, 0);
3639   void *IP = 0;
3640   if (SDNode *ON = CSEMap.FindNodeOrInsertPos(ID, IP))
3641     return ON;
3642    
3643   RemoveNodeFromCSEMaps(N);
3644   
3645   N->MorphNodeTo(ISD::BUILTIN_OP_END+TargetOpc, VTs, SDOperandPtr(), 0);
3646
3647   CSEMap.InsertNode(N, IP);
3648   return N;
3649 }
3650
3651 SDNode *SelectionDAG::SelectNodeTo(SDNode *N, unsigned TargetOpc,
3652                                    MVT VT, SDOperand Op1) {
3653   // If an identical node already exists, use it.
3654   SDVTList VTs = getVTList(VT);
3655   SDOperand Ops[] = { Op1 };
3656   
3657   FoldingSetNodeID ID;
3658   AddNodeIDNode(ID, ISD::BUILTIN_OP_END+TargetOpc, VTs, Ops, 1);
3659   void *IP = 0;
3660   if (SDNode *ON = CSEMap.FindNodeOrInsertPos(ID, IP))
3661     return ON;
3662                                        
3663   RemoveNodeFromCSEMaps(N);
3664   N->MorphNodeTo(ISD::BUILTIN_OP_END+TargetOpc, VTs, Ops, 1);
3665   CSEMap.InsertNode(N, IP);
3666   return N;
3667 }
3668
3669 SDNode *SelectionDAG::SelectNodeTo(SDNode *N, unsigned TargetOpc,
3670                                    MVT VT, SDOperand Op1,
3671                                    SDOperand Op2) {
3672   // If an identical node already exists, use it.
3673   SDVTList VTs = getVTList(VT);
3674   SDOperand Ops[] = { Op1, Op2 };
3675   
3676   FoldingSetNodeID ID;
3677   AddNodeIDNode(ID, ISD::BUILTIN_OP_END+TargetOpc, VTs, Ops, 2);
3678   void *IP = 0;
3679   if (SDNode *ON = CSEMap.FindNodeOrInsertPos(ID, IP))
3680     return ON;
3681                                        
3682   RemoveNodeFromCSEMaps(N);
3683   
3684   N->MorphNodeTo(ISD::BUILTIN_OP_END+TargetOpc, VTs, Ops, 2);
3685   
3686   CSEMap.InsertNode(N, IP);   // Memoize the new node.
3687   return N;
3688 }
3689
3690 SDNode *SelectionDAG::SelectNodeTo(SDNode *N, unsigned TargetOpc,
3691                                    MVT VT, SDOperand Op1,
3692                                    SDOperand Op2, SDOperand Op3) {
3693   // If an identical node already exists, use it.
3694   SDVTList VTs = getVTList(VT);
3695   SDOperand Ops[] = { Op1, Op2, Op3 };
3696   FoldingSetNodeID ID;
3697   AddNodeIDNode(ID, ISD::BUILTIN_OP_END+TargetOpc, VTs, Ops, 3);
3698   void *IP = 0;
3699   if (SDNode *ON = CSEMap.FindNodeOrInsertPos(ID, IP))
3700     return ON;
3701                                        
3702   RemoveNodeFromCSEMaps(N);
3703   
3704   N->MorphNodeTo(ISD::BUILTIN_OP_END+TargetOpc, VTs, Ops, 3);
3705
3706   CSEMap.InsertNode(N, IP);   // Memoize the new node.
3707   return N;
3708 }
3709
3710 SDNode *SelectionDAG::SelectNodeTo(SDNode *N, unsigned TargetOpc,
3711                                    MVT VT, SDOperandPtr Ops,
3712                                    unsigned NumOps) {
3713   // If an identical node already exists, use it.
3714   SDVTList VTs = getVTList(VT);
3715   FoldingSetNodeID ID;
3716   AddNodeIDNode(ID, ISD::BUILTIN_OP_END+TargetOpc, VTs, Ops, NumOps);
3717   void *IP = 0;
3718   if (SDNode *ON = CSEMap.FindNodeOrInsertPos(ID, IP))
3719     return ON;
3720                                        
3721   RemoveNodeFromCSEMaps(N);
3722   N->MorphNodeTo(ISD::BUILTIN_OP_END+TargetOpc, VTs, Ops, NumOps);
3723   
3724   CSEMap.InsertNode(N, IP);   // Memoize the new node.
3725   return N;
3726 }
3727
3728 SDNode *SelectionDAG::SelectNodeTo(SDNode *N, unsigned TargetOpc, 
3729                                    MVT VT1, MVT VT2,
3730                                    SDOperand Op1, SDOperand Op2) {
3731   SDVTList VTs = getVTList(VT1, VT2);
3732   FoldingSetNodeID ID;
3733   SDOperand Ops[] = { Op1, Op2 };
3734   AddNodeIDNode(ID, ISD::BUILTIN_OP_END+TargetOpc, VTs, Ops, 2);
3735   void *IP = 0;
3736   if (SDNode *ON = CSEMap.FindNodeOrInsertPos(ID, IP))
3737     return ON;
3738
3739   RemoveNodeFromCSEMaps(N);
3740   N->MorphNodeTo(ISD::BUILTIN_OP_END+TargetOpc, VTs, Ops, 2);
3741   CSEMap.InsertNode(N, IP);   // Memoize the new node.
3742   return N;
3743 }
3744
3745 SDNode *SelectionDAG::SelectNodeTo(SDNode *N, unsigned TargetOpc,
3746                                    MVT VT1, MVT VT2,
3747                                    SDOperand Op1, SDOperand Op2, 
3748                                    SDOperand Op3) {
3749   // If an identical node already exists, use it.
3750   SDVTList VTs = getVTList(VT1, VT2);
3751   SDOperand Ops[] = { Op1, Op2, Op3 };
3752   FoldingSetNodeID ID;
3753   AddNodeIDNode(ID, ISD::BUILTIN_OP_END+TargetOpc, VTs, Ops, 3);
3754   void *IP = 0;
3755   if (SDNode *ON = CSEMap.FindNodeOrInsertPos(ID, IP))
3756     return ON;
3757
3758   RemoveNodeFromCSEMaps(N);
3759
3760   N->MorphNodeTo(ISD::BUILTIN_OP_END+TargetOpc, VTs, Ops, 3);
3761   CSEMap.InsertNode(N, IP);   // Memoize the new node.
3762   return N;
3763 }
3764
3765
3766 /// getTargetNode - These are used for target selectors to create a new node
3767 /// with specified return type(s), target opcode, and operands.
3768 ///
3769 /// Note that getTargetNode returns the resultant node.  If there is already a
3770 /// node of the specified opcode and operands, it returns that node instead of
3771 /// the current one.
3772 SDNode *SelectionDAG::getTargetNode(unsigned Opcode, MVT VT) {
3773   return getNode(ISD::BUILTIN_OP_END+Opcode, VT).Val;
3774 }
3775 SDNode *SelectionDAG::getTargetNode(unsigned Opcode, MVT VT, SDOperand Op1) {
3776   return getNode(ISD::BUILTIN_OP_END+Opcode, VT, Op1).Val;
3777 }
3778 SDNode *SelectionDAG::getTargetNode(unsigned Opcode, MVT VT,
3779                                     SDOperand Op1, SDOperand Op2) {
3780   return getNode(ISD::BUILTIN_OP_END+Opcode, VT, Op1, Op2).Val;
3781 }
3782 SDNode *SelectionDAG::getTargetNode(unsigned Opcode, MVT VT,
3783                                     SDOperand Op1, SDOperand Op2,
3784                                     SDOperand Op3) {
3785   return getNode(ISD::BUILTIN_OP_END+Opcode, VT, Op1, Op2, Op3).Val;
3786 }
3787 SDNode *SelectionDAG::getTargetNode(unsigned Opcode, MVT VT,
3788                                     SDOperandPtr Ops, unsigned NumOps) {
3789   return getNode(ISD::BUILTIN_OP_END+Opcode, VT, Ops, NumOps).Val;
3790 }
3791 SDNode *SelectionDAG::getTargetNode(unsigned Opcode, MVT VT1, MVT VT2) {
3792   const MVT *VTs = getNodeValueTypes(VT1, VT2);
3793   SDOperand Op;
3794   return getNode(ISD::BUILTIN_OP_END+Opcode, VTs, 2, &Op, 0).Val;
3795 }
3796 SDNode *SelectionDAG::getTargetNode(unsigned Opcode, MVT VT1,
3797                                     MVT VT2, SDOperand Op1) {
3798   const MVT *VTs = getNodeValueTypes(VT1, VT2);
3799   return getNode(ISD::BUILTIN_OP_END+Opcode, VTs, 2, &Op1, 1).Val;
3800 }
3801 SDNode *SelectionDAG::getTargetNode(unsigned Opcode, MVT VT1,
3802                                     MVT VT2, SDOperand Op1,
3803                                     SDOperand Op2) {
3804   const MVT *VTs = getNodeValueTypes(VT1, VT2);
3805   SDOperand Ops[] = { Op1, Op2 };
3806   return getNode(ISD::BUILTIN_OP_END+Opcode, VTs, 2, Ops, 2).Val;
3807 }
3808 SDNode *SelectionDAG::getTargetNode(unsigned Opcode, MVT VT1,
3809                                     MVT VT2, SDOperand Op1,
3810                                     SDOperand Op2, SDOperand Op3) {
3811   const MVT *VTs = getNodeValueTypes(VT1, VT2);
3812   SDOperand Ops[] = { Op1, Op2, Op3 };
3813   return getNode(ISD::BUILTIN_OP_END+Opcode, VTs, 2, Ops, 3).Val;
3814 }
3815 SDNode *SelectionDAG::getTargetNode(unsigned Opcode, MVT VT1, MVT VT2,
3816                                     SDOperandPtr Ops, unsigned NumOps) {
3817   const MVT *VTs = getNodeValueTypes(VT1, VT2);
3818   return getNode(ISD::BUILTIN_OP_END+Opcode, VTs, 2, Ops, NumOps).Val;
3819 }
3820 SDNode *SelectionDAG::getTargetNode(unsigned Opcode, MVT VT1, MVT VT2, MVT VT3,
3821                                     SDOperand Op1, SDOperand Op2) {
3822   const MVT *VTs = getNodeValueTypes(VT1, VT2, VT3);
3823   SDOperand Ops[] = { Op1, Op2 };
3824   return getNode(ISD::BUILTIN_OP_END+Opcode, VTs, 3, Ops, 2).Val;
3825 }
3826 SDNode *SelectionDAG::getTargetNode(unsigned Opcode, MVT VT1, MVT VT2, MVT VT3,
3827                                     SDOperand Op1, SDOperand Op2,
3828                                     SDOperand Op3) {
3829   const MVT *VTs = getNodeValueTypes(VT1, VT2, VT3);
3830   SDOperand Ops[] = { Op1, Op2, Op3 };
3831   return getNode(ISD::BUILTIN_OP_END+Opcode, VTs, 3, Ops, 3).Val;
3832 }
3833 SDNode *SelectionDAG::getTargetNode(unsigned Opcode, MVT VT1, MVT VT2, MVT VT3,
3834                                     SDOperandPtr Ops, unsigned NumOps) {
3835   const MVT *VTs = getNodeValueTypes(VT1, VT2, VT3);
3836   return getNode(ISD::BUILTIN_OP_END+Opcode, VTs, 3, Ops, NumOps).Val;
3837 }
3838 SDNode *SelectionDAG::getTargetNode(unsigned Opcode, MVT VT1,
3839                                     MVT VT2, MVT VT3, MVT VT4,
3840                                     SDOperandPtr Ops, unsigned NumOps) {
3841   std::vector<MVT> VTList;
3842   VTList.push_back(VT1);
3843   VTList.push_back(VT2);
3844   VTList.push_back(VT3);
3845   VTList.push_back(VT4);
3846   const MVT *VTs = getNodeValueTypes(VTList);
3847   return getNode(ISD::BUILTIN_OP_END+Opcode, VTs, 4, Ops, NumOps).Val;
3848 }
3849 SDNode *SelectionDAG::getTargetNode(unsigned Opcode,
3850                                     std::vector<MVT> &ResultTys,
3851                                     SDOperandPtr Ops, unsigned NumOps) {
3852   const MVT *VTs = getNodeValueTypes(ResultTys);
3853   return getNode(ISD::BUILTIN_OP_END+Opcode, VTs, ResultTys.size(),
3854                  Ops, NumOps).Val;
3855 }
3856
3857 /// getNodeIfExists - Get the specified node if it's already available, or
3858 /// else return NULL.
3859 SDNode *SelectionDAG::getNodeIfExists(unsigned Opcode, SDVTList VTList,
3860                                       SDOperandPtr Ops, unsigned NumOps) {
3861   if (VTList.VTs[VTList.NumVTs-1] != MVT::Flag) {
3862     FoldingSetNodeID ID;
3863     AddNodeIDNode(ID, Opcode, VTList, Ops, NumOps);
3864     void *IP = 0;
3865     if (SDNode *E = CSEMap.FindNodeOrInsertPos(ID, IP))
3866       return E;
3867   }
3868   return NULL;
3869 }
3870
3871
3872 /// ReplaceAllUsesWith - Modify anything using 'From' to use 'To' instead.
3873 /// This can cause recursive merging of nodes in the DAG.
3874 ///
3875 /// This version assumes From has a single result value.
3876 ///
3877 void SelectionDAG::ReplaceAllUsesWith(SDOperand FromN, SDOperand To,
3878                                       DAGUpdateListener *UpdateListener) {
3879   SDNode *From = FromN.Val;
3880   assert(From->getNumValues() == 1 && FromN.ResNo == 0 && 
3881          "Cannot replace with this method!");
3882   assert(From != To.Val && "Cannot replace uses of with self");
3883
3884   while (!From->use_empty()) {
3885     SDNode::use_iterator UI = From->use_begin();
3886     SDNode *U = UI->getUser();
3887
3888     // This node is about to morph, remove its old self from the CSE maps.
3889     RemoveNodeFromCSEMaps(U);
3890     int operandNum = 0;
3891     for (SDNode::op_iterator I = U->op_begin(), E = U->op_end();
3892          I != E; ++I, ++operandNum)
3893       if (I->getVal() == From) {
3894         From->removeUser(operandNum, U);
3895         *I = To;
3896         I->setUser(U);
3897         To.Val->addUser(operandNum, U);
3898       }    
3899
3900     // Now that we have modified U, add it back to the CSE maps.  If it already
3901     // exists there, recursively merge the results together.
3902     if (SDNode *Existing = AddNonLeafNodeToCSEMaps(U)) {
3903       ReplaceAllUsesWith(U, Existing, UpdateListener);
3904       // U is now dead.  Inform the listener if it exists and delete it.
3905       if (UpdateListener) 
3906         UpdateListener->NodeDeleted(U, Existing);
3907       DeleteNodeNotInCSEMaps(U);
3908     } else {
3909       // If the node doesn't already exist, we updated it.  Inform a listener if
3910       // it exists.
3911       if (UpdateListener) 
3912         UpdateListener->NodeUpdated(U);
3913     }
3914   }
3915 }
3916
3917 /// ReplaceAllUsesWith - Modify anything using 'From' to use 'To' instead.
3918 /// This can cause recursive merging of nodes in the DAG.
3919 ///
3920 /// This version assumes From/To have matching types and numbers of result
3921 /// values.
3922 ///
3923 void SelectionDAG::ReplaceAllUsesWith(SDNode *From, SDNode *To,
3924                                       DAGUpdateListener *UpdateListener) {
3925   assert(From != To && "Cannot replace uses of with self");
3926   assert(From->getNumValues() == To->getNumValues() &&
3927          "Cannot use this version of ReplaceAllUsesWith!");
3928   if (From->getNumValues() == 1)   // If possible, use the faster version.
3929     return ReplaceAllUsesWith(SDOperand(From, 0), SDOperand(To, 0),
3930                               UpdateListener);
3931   
3932   while (!From->use_empty()) {
3933     SDNode::use_iterator UI = From->use_begin();
3934     SDNode *U = UI->getUser();
3935
3936     // This node is about to morph, remove its old self from the CSE maps.
3937     RemoveNodeFromCSEMaps(U);
3938     int operandNum = 0;
3939     for (SDNode::op_iterator I = U->op_begin(), E = U->op_end();
3940          I != E; ++I, ++operandNum)
3941       if (I->getVal() == From) {
3942         From->removeUser(operandNum, U);
3943         I->getVal() = To;
3944         To->addUser(operandNum, U);
3945       }
3946
3947     // Now that we have modified U, add it back to the CSE maps.  If it already
3948     // exists there, recursively merge the results together.
3949     if (SDNode *Existing = AddNonLeafNodeToCSEMaps(U)) {
3950       ReplaceAllUsesWith(U, Existing, UpdateListener);
3951       // U is now dead.  Inform the listener if it exists and delete it.
3952       if (UpdateListener) 
3953         UpdateListener->NodeDeleted(U, Existing);
3954       DeleteNodeNotInCSEMaps(U);
3955     } else {
3956       // If the node doesn't already exist, we updated it.  Inform a listener if
3957       // it exists.
3958       if (UpdateListener) 
3959         UpdateListener->NodeUpdated(U);
3960     }
3961   }
3962 }
3963
3964 /// ReplaceAllUsesWith - Modify anything using 'From' to use 'To' instead.
3965 /// This can cause recursive merging of nodes in the DAG.
3966 ///
3967 /// This version can replace From with any result values.  To must match the
3968 /// number and types of values returned by From.
3969 void SelectionDAG::ReplaceAllUsesWith(SDNode *From,
3970                                       SDOperandPtr To,
3971                                       DAGUpdateListener *UpdateListener) {
3972   if (From->getNumValues() == 1)  // Handle the simple case efficiently.
3973     return ReplaceAllUsesWith(SDOperand(From, 0), To[0], UpdateListener);
3974
3975   while (!From->use_empty()) {
3976     SDNode::use_iterator UI = From->use_begin();
3977     SDNode *U = UI->getUser();
3978
3979     // This node is about to morph, remove its old self from the CSE maps.
3980     RemoveNodeFromCSEMaps(U);
3981     int operandNum = 0;
3982     for (SDNode::op_iterator I = U->op_begin(), E = U->op_end();
3983          I != E; ++I, ++operandNum)
3984       if (I->getVal() == From) {
3985         const SDOperand &ToOp = To[I->getSDOperand().ResNo];
3986         From->removeUser(operandNum, U);
3987         *I = ToOp;
3988         I->setUser(U);
3989         ToOp.Val->addUser(operandNum, U);
3990       }
3991
3992     // Now that we have modified U, add it back to the CSE maps.  If it already
3993     // exists there, recursively merge the results together.
3994     if (SDNode *Existing = AddNonLeafNodeToCSEMaps(U)) {
3995       ReplaceAllUsesWith(U, Existing, UpdateListener);
3996       // U is now dead.  Inform the listener if it exists and delete it.
3997       if (UpdateListener) 
3998         UpdateListener->NodeDeleted(U, Existing);
3999       DeleteNodeNotInCSEMaps(U);
4000     } else {
4001       // If the node doesn't already exist, we updated it.  Inform a listener if
4002       // it exists.
4003       if (UpdateListener) 
4004         UpdateListener->NodeUpdated(U);
4005     }
4006   }
4007 }
4008
4009 namespace {
4010   /// ChainedSetUpdaterListener - This class is a DAGUpdateListener that removes
4011   /// any deleted nodes from the set passed into its constructor and recursively
4012   /// notifies another update listener if specified.
4013   class ChainedSetUpdaterListener : 
4014   public SelectionDAG::DAGUpdateListener {
4015     SmallSetVector<SDNode*, 16> &Set;
4016     SelectionDAG::DAGUpdateListener *Chain;
4017   public:
4018     ChainedSetUpdaterListener(SmallSetVector<SDNode*, 16> &set,
4019                               SelectionDAG::DAGUpdateListener *chain)
4020       : Set(set), Chain(chain) {}
4021  
4022     virtual void NodeDeleted(SDNode *N, SDNode *E) {
4023       Set.remove(N);
4024       if (Chain) Chain->NodeDeleted(N, E);
4025     }
4026     virtual void NodeUpdated(SDNode *N) {
4027       if (Chain) Chain->NodeUpdated(N);
4028     }
4029   };
4030 }
4031
4032 /// ReplaceAllUsesOfValueWith - Replace any uses of From with To, leaving
4033 /// uses of other values produced by From.Val alone.  The Deleted vector is
4034 /// handled the same way as for ReplaceAllUsesWith.
4035 void SelectionDAG::ReplaceAllUsesOfValueWith(SDOperand From, SDOperand To,
4036                                              DAGUpdateListener *UpdateListener){
4037   assert(From != To && "Cannot replace a value with itself");
4038   
4039   // Handle the simple, trivial, case efficiently.
4040   if (From.Val->getNumValues() == 1) {
4041     ReplaceAllUsesWith(From, To, UpdateListener);
4042     return;
4043   }
4044
4045   if (From.use_empty()) return;
4046
4047   // Get all of the users of From.Val.  We want these in a nice,
4048   // deterministically ordered and uniqued set, so we use a SmallSetVector.
4049   SmallSetVector<SDNode*, 16> Users;
4050   for (SDNode::use_iterator UI = From.Val->use_begin(), 
4051       E = From.Val->use_end(); UI != E; ++UI) {
4052     SDNode *User = UI->getUser();
4053     if (!Users.count(User))
4054       Users.insert(User);
4055   }
4056
4057   // When one of the recursive merges deletes nodes from the graph, we need to
4058   // make sure that UpdateListener is notified *and* that the node is removed
4059   // from Users if present.  CSUL does this.
4060   ChainedSetUpdaterListener CSUL(Users, UpdateListener);
4061   
4062   while (!Users.empty()) {
4063     // We know that this user uses some value of From.  If it is the right
4064     // value, update it.
4065     SDNode *User = Users.back();
4066     Users.pop_back();
4067     
4068     // Scan for an operand that matches From.
4069     SDNode::op_iterator Op = User->op_begin(), E = User->op_end();
4070     for (; Op != E; ++Op)
4071       if (*Op == From) break;
4072     
4073     // If there are no matches, the user must use some other result of From.
4074     if (Op == E) continue;
4075       
4076     // Okay, we know this user needs to be updated.  Remove its old self
4077     // from the CSE maps.
4078     RemoveNodeFromCSEMaps(User);
4079     
4080     // Update all operands that match "From" in case there are multiple uses.
4081     for (; Op != E; ++Op) {
4082       if (*Op == From) {
4083         From.Val->removeUser(Op-User->op_begin(), User);
4084         *Op = To;
4085         Op->setUser(User);
4086         To.Val->addUser(Op-User->op_begin(), User);
4087       }
4088     }
4089                
4090     // Now that we have modified User, add it back to the CSE maps.  If it
4091     // already exists there, recursively merge the results together.
4092     SDNode *Existing = AddNonLeafNodeToCSEMaps(User);
4093     if (!Existing) {
4094       if (UpdateListener) UpdateListener->NodeUpdated(User);
4095       continue;  // Continue on to next user.
4096     }
4097     
4098     // If there was already an existing matching node, use ReplaceAllUsesWith
4099     // to replace the dead one with the existing one.  This can cause
4100     // recursive merging of other unrelated nodes down the line.  The merging
4101     // can cause deletion of nodes that used the old value.  To handle this, we
4102     // use CSUL to remove them from the Users set.
4103     ReplaceAllUsesWith(User, Existing, &CSUL);
4104     
4105     // User is now dead.  Notify a listener if present.
4106     if (UpdateListener) UpdateListener->NodeDeleted(User, Existing);
4107     DeleteNodeNotInCSEMaps(User);
4108   }
4109 }
4110
4111 /// AssignNodeIds - Assign a unique node id for each node in the DAG based on
4112 /// their allnodes order. It returns the maximum id.
4113 unsigned SelectionDAG::AssignNodeIds() {
4114   unsigned Id = 0;
4115   for (allnodes_iterator I = allnodes_begin(), E = allnodes_end(); I != E; ++I){
4116     SDNode *N = I;
4117     N->setNodeId(Id++);
4118   }
4119   return Id;
4120 }
4121
4122 /// AssignTopologicalOrder - Assign a unique node id for each node in the DAG
4123 /// based on their topological order. It returns the maximum id and a vector
4124 /// of the SDNodes* in assigned order by reference.
4125 unsigned SelectionDAG::AssignTopologicalOrder(std::vector<SDNode*> &TopOrder) {
4126   unsigned DAGSize = AllNodes.size();
4127   std::vector<unsigned> InDegree(DAGSize);
4128   std::vector<SDNode*> Sources;
4129
4130   // Use a two pass approach to avoid using a std::map which is slow.
4131   unsigned Id = 0;
4132   for (allnodes_iterator I = allnodes_begin(),E = allnodes_end(); I != E; ++I){
4133     SDNode *N = I;
4134     N->setNodeId(Id++);
4135     unsigned Degree = N->use_size();
4136     InDegree[N->getNodeId()] = Degree;
4137     if (Degree == 0)
4138       Sources.push_back(N);
4139   }
4140
4141   TopOrder.clear();
4142   while (!Sources.empty()) {
4143     SDNode *N = Sources.back();
4144     Sources.pop_back();
4145     TopOrder.push_back(N);
4146     for (SDNode::op_iterator I = N->op_begin(), E = N->op_end(); I != E; ++I) {
4147       SDNode *P = I->getVal();
4148       unsigned Degree = --InDegree[P->getNodeId()];
4149       if (Degree == 0)
4150         Sources.push_back(P);
4151     }
4152   }
4153
4154   // Second pass, assign the actual topological order as node ids.
4155   Id = 0;
4156   for (std::vector<SDNode*>::iterator TI = TopOrder.begin(),TE = TopOrder.end();
4157        TI != TE; ++TI)
4158     (*TI)->setNodeId(Id++);
4159
4160   return Id;
4161 }
4162
4163
4164
4165 //===----------------------------------------------------------------------===//
4166 //                              SDNode Class
4167 //===----------------------------------------------------------------------===//
4168
4169 // Out-of-line virtual method to give class a home.
4170 void SDNode::ANCHOR() {}
4171 void UnarySDNode::ANCHOR() {}
4172 void BinarySDNode::ANCHOR() {}
4173 void TernarySDNode::ANCHOR() {}
4174 void HandleSDNode::ANCHOR() {}
4175 void StringSDNode::ANCHOR() {}
4176 void ConstantSDNode::ANCHOR() {}
4177 void ConstantFPSDNode::ANCHOR() {}
4178 void GlobalAddressSDNode::ANCHOR() {}
4179 void FrameIndexSDNode::ANCHOR() {}
4180 void JumpTableSDNode::ANCHOR() {}
4181 void ConstantPoolSDNode::ANCHOR() {}
4182 void BasicBlockSDNode::ANCHOR() {}
4183 void SrcValueSDNode::ANCHOR() {}
4184 void MemOperandSDNode::ANCHOR() {}
4185 void RegisterSDNode::ANCHOR() {}
4186 void ExternalSymbolSDNode::ANCHOR() {}
4187 void CondCodeSDNode::ANCHOR() {}
4188 void ARG_FLAGSSDNode::ANCHOR() {}
4189 void VTSDNode::ANCHOR() {}
4190 void MemSDNode::ANCHOR() {}
4191 void LoadSDNode::ANCHOR() {}
4192 void StoreSDNode::ANCHOR() {}
4193 void AtomicSDNode::ANCHOR() {}
4194
4195 HandleSDNode::~HandleSDNode() {
4196   SDVTList VTs = { 0, 0 };
4197   MorphNodeTo(ISD::HANDLENODE, VTs, SDOperandPtr(), 0);  // Drops operand uses.
4198 }
4199
4200 GlobalAddressSDNode::GlobalAddressSDNode(bool isTarget, const GlobalValue *GA,
4201                                          MVT VT, int o)
4202   : SDNode(isa<GlobalVariable>(GA) &&
4203            cast<GlobalVariable>(GA)->isThreadLocal() ?
4204            // Thread Local
4205            (isTarget ? ISD::TargetGlobalTLSAddress : ISD::GlobalTLSAddress) :
4206            // Non Thread Local
4207            (isTarget ? ISD::TargetGlobalAddress : ISD::GlobalAddress),
4208            getSDVTList(VT)), Offset(o) {
4209   TheGlobal = const_cast<GlobalValue*>(GA);
4210 }
4211
4212 /// getMemOperand - Return a MachineMemOperand object describing the memory
4213 /// reference performed by this atomic.
4214 MachineMemOperand AtomicSDNode::getMemOperand() const {
4215   int Size = (getValueType(0).getSizeInBits() + 7) >> 3;
4216   int Flags = MachineMemOperand::MOLoad | MachineMemOperand::MOStore;
4217   if (isVolatile()) Flags |= MachineMemOperand::MOVolatile;
4218   
4219   // Check if the atomic references a frame index
4220   const FrameIndexSDNode *FI = 
4221   dyn_cast<const FrameIndexSDNode>(getBasePtr().Val);
4222   if (!getSrcValue() && FI)
4223     return MachineMemOperand(PseudoSourceValue::getFixedStack(), Flags,
4224                              FI->getIndex(), Size, getAlignment());
4225   else
4226     return MachineMemOperand(getSrcValue(), Flags, getSrcValueOffset(),
4227                              Size, getAlignment());
4228 }
4229
4230 /// getMemOperand - Return a MachineMemOperand object describing the memory
4231 /// reference performed by this load or store.
4232 MachineMemOperand LSBaseSDNode::getMemOperand() const {
4233   int Size = (getMemoryVT().getSizeInBits() + 7) >> 3;
4234   int Flags =
4235     getOpcode() == ISD::LOAD ? MachineMemOperand::MOLoad :
4236                                MachineMemOperand::MOStore;
4237   if (isVolatile()) Flags |= MachineMemOperand::MOVolatile;
4238
4239   // Check if the load references a frame index, and does not have
4240   // an SV attached.
4241   const FrameIndexSDNode *FI =
4242     dyn_cast<const FrameIndexSDNode>(getBasePtr().Val);
4243   if (!getSrcValue() && FI)
4244     return MachineMemOperand(PseudoSourceValue::getFixedStack(), Flags,
4245                              FI->getIndex(), Size, getAlignment());
4246   else
4247     return MachineMemOperand(getSrcValue(), Flags,
4248                              getSrcValueOffset(), Size, getAlignment());
4249 }
4250
4251 /// Profile - Gather unique data for the node.
4252 ///
4253 void SDNode::Profile(FoldingSetNodeID &ID) {
4254   AddNodeIDNode(ID, this);
4255 }
4256
4257 /// getValueTypeList - Return a pointer to the specified value type.
4258 ///
4259 const MVT *SDNode::getValueTypeList(MVT VT) {
4260   if (VT.isExtended()) {
4261     static std::set<MVT, MVT::compareRawBits> EVTs;
4262     return &(*EVTs.insert(VT).first);
4263   } else {
4264     static MVT VTs[MVT::LAST_VALUETYPE];
4265     VTs[VT.getSimpleVT()] = VT;
4266     return &VTs[VT.getSimpleVT()];
4267   }
4268 }
4269
4270 /// hasNUsesOfValue - Return true if there are exactly NUSES uses of the
4271 /// indicated value.  This method ignores uses of other values defined by this
4272 /// operation.
4273 bool SDNode::hasNUsesOfValue(unsigned NUses, unsigned Value) const {
4274   assert(Value < getNumValues() && "Bad value!");
4275
4276   // If there is only one value, this is easy.
4277   if (getNumValues() == 1)
4278     return use_size() == NUses;
4279   if (use_size() < NUses) return false;
4280
4281   SDOperand TheValue(const_cast<SDNode *>(this), Value);
4282
4283   SmallPtrSet<SDNode*, 32> UsersHandled;
4284
4285   // TODO: Only iterate over uses of a given value of the node
4286   for (SDNode::use_iterator UI = use_begin(), E = use_end(); UI != E; ++UI) {
4287     if (*UI == TheValue) {
4288       if (NUses == 0)
4289         return false;
4290       --NUses;
4291     }
4292   }
4293
4294   // Found exactly the right number of uses?
4295   return NUses == 0;
4296 }
4297
4298
4299 /// hasAnyUseOfValue - Return true if there are any use of the indicated
4300 /// value. This method ignores uses of other values defined by this operation.
4301 bool SDNode::hasAnyUseOfValue(unsigned Value) const {
4302   assert(Value < getNumValues() && "Bad value!");
4303
4304   if (use_empty()) return false;
4305
4306   SDOperand TheValue(const_cast<SDNode *>(this), Value);
4307
4308   SmallPtrSet<SDNode*, 32> UsersHandled;
4309
4310   for (SDNode::use_iterator UI = use_begin(), E = use_end(); UI != E; ++UI) {
4311     SDNode *User = UI->getUser();
4312     if (User->getNumOperands() == 1 ||
4313         UsersHandled.insert(User))     // First time we've seen this?
4314       for (unsigned i = 0, e = User->getNumOperands(); i != e; ++i)
4315         if (User->getOperand(i) == TheValue) {
4316           return true;
4317         }
4318   }
4319
4320   return false;
4321 }
4322
4323
4324 /// isOnlyUseOf - Return true if this node is the only use of N.
4325 ///
4326 bool SDNode::isOnlyUseOf(SDNode *N) const {
4327   bool Seen = false;
4328   for (SDNode::use_iterator I = N->use_begin(), E = N->use_end(); I != E; ++I) {
4329     SDNode *User = I->getUser();
4330     if (User == this)
4331       Seen = true;
4332     else
4333       return false;
4334   }
4335
4336   return Seen;
4337 }
4338
4339 /// isOperand - Return true if this node is an operand of N.
4340 ///
4341 bool SDOperand::isOperandOf(SDNode *N) const {
4342   for (unsigned i = 0, e = N->getNumOperands(); i != e; ++i)
4343     if (*this == N->getOperand(i))
4344       return true;
4345   return false;
4346 }
4347
4348 bool SDNode::isOperandOf(SDNode *N) const {
4349   for (unsigned i = 0, e = N->NumOperands; i != e; ++i)
4350     if (this == N->OperandList[i].getVal())
4351       return true;
4352   return false;
4353 }
4354
4355 /// reachesChainWithoutSideEffects - Return true if this operand (which must
4356 /// be a chain) reaches the specified operand without crossing any 
4357 /// side-effecting instructions.  In practice, this looks through token
4358 /// factors and non-volatile loads.  In order to remain efficient, this only
4359 /// looks a couple of nodes in, it does not do an exhaustive search.
4360 bool SDOperand::reachesChainWithoutSideEffects(SDOperand Dest, 
4361                                                unsigned Depth) const {
4362   if (*this == Dest) return true;
4363   
4364   // Don't search too deeply, we just want to be able to see through
4365   // TokenFactor's etc.
4366   if (Depth == 0) return false;
4367   
4368   // If this is a token factor, all inputs to the TF happen in parallel.  If any
4369   // of the operands of the TF reach dest, then we can do the xform.
4370   if (getOpcode() == ISD::TokenFactor) {
4371     for (unsigned i = 0, e = getNumOperands(); i != e; ++i)
4372       if (getOperand(i).reachesChainWithoutSideEffects(Dest, Depth-1))
4373         return true;
4374     return false;
4375   }
4376   
4377   // Loads don't have side effects, look through them.
4378   if (LoadSDNode *Ld = dyn_cast<LoadSDNode>(*this)) {
4379     if (!Ld->isVolatile())
4380       return Ld->getChain().reachesChainWithoutSideEffects(Dest, Depth-1);
4381   }
4382   return false;
4383 }
4384
4385
4386 static void findPredecessor(SDNode *N, const SDNode *P, bool &found,
4387                             SmallPtrSet<SDNode *, 32> &Visited) {
4388   if (found || !Visited.insert(N))
4389     return;
4390
4391   for (unsigned i = 0, e = N->getNumOperands(); !found && i != e; ++i) {
4392     SDNode *Op = N->getOperand(i).Val;
4393     if (Op == P) {
4394       found = true;
4395       return;
4396     }
4397     findPredecessor(Op, P, found, Visited);
4398   }
4399 }
4400
4401 /// isPredecessorOf - Return true if this node is a predecessor of N. This node
4402 /// is either an operand of N or it can be reached by recursively traversing
4403 /// up the operands.
4404 /// NOTE: this is an expensive method. Use it carefully.
4405 bool SDNode::isPredecessorOf(SDNode *N) const {
4406   SmallPtrSet<SDNode *, 32> Visited;
4407   bool found = false;
4408   findPredecessor(N, this, found, Visited);
4409   return found;
4410 }
4411
4412 uint64_t SDNode::getConstantOperandVal(unsigned Num) const {
4413   assert(Num < NumOperands && "Invalid child # of SDNode!");
4414   return cast<ConstantSDNode>(OperandList[Num])->getValue();
4415 }
4416
4417 std::string SDNode::getOperationName(const SelectionDAG *G) const {
4418   switch (getOpcode()) {
4419   default:
4420     if (getOpcode() < ISD::BUILTIN_OP_END)
4421       return "<<Unknown DAG Node>>";
4422     else {
4423       if (G) {
4424         if (const TargetInstrInfo *TII = G->getTarget().getInstrInfo())
4425           if (getOpcode()-ISD::BUILTIN_OP_END < TII->getNumOpcodes())
4426             return TII->get(getOpcode()-ISD::BUILTIN_OP_END).getName();
4427
4428         TargetLowering &TLI = G->getTargetLoweringInfo();
4429         const char *Name =
4430           TLI.getTargetNodeName(getOpcode());
4431         if (Name) return Name;
4432       }
4433
4434       return "<<Unknown Target Node>>";
4435     }
4436    
4437   case ISD::PREFETCH:      return "Prefetch";
4438   case ISD::MEMBARRIER:    return "MemBarrier";
4439   case ISD::ATOMIC_CMP_SWAP:  return "AtomicCmpSwap";
4440   case ISD::ATOMIC_LOAD_ADD:  return "AtomicLoadAdd";
4441   case ISD::ATOMIC_LOAD_SUB:  return "AtomicLoadSub";
4442   case ISD::ATOMIC_LOAD_AND:  return "AtomicLoadAnd";
4443   case ISD::ATOMIC_LOAD_OR:   return "AtomicLoadOr";
4444   case ISD::ATOMIC_LOAD_XOR:  return "AtomicLoadXor";
4445   case ISD::ATOMIC_LOAD_NAND: return "AtomicLoadNand";
4446   case ISD::ATOMIC_LOAD_MIN:  return "AtomicLoadMin";
4447   case ISD::ATOMIC_LOAD_MAX:  return "AtomicLoadMax";
4448   case ISD::ATOMIC_LOAD_UMIN: return "AtomicLoadUMin";
4449   case ISD::ATOMIC_LOAD_UMAX: return "AtomicLoadUMax";
4450   case ISD::ATOMIC_SWAP:   return "AtomicSWAP";
4451   case ISD::PCMARKER:      return "PCMarker";
4452   case ISD::READCYCLECOUNTER: return "ReadCycleCounter";
4453   case ISD::SRCVALUE:      return "SrcValue";
4454   case ISD::MEMOPERAND:    return "MemOperand";
4455   case ISD::EntryToken:    return "EntryToken";
4456   case ISD::TokenFactor:   return "TokenFactor";
4457   case ISD::AssertSext:    return "AssertSext";
4458   case ISD::AssertZext:    return "AssertZext";
4459
4460   case ISD::STRING:        return "String";
4461   case ISD::BasicBlock:    return "BasicBlock";
4462   case ISD::ARG_FLAGS:     return "ArgFlags";
4463   case ISD::VALUETYPE:     return "ValueType";
4464   case ISD::Register:      return "Register";
4465
4466   case ISD::Constant:      return "Constant";
4467   case ISD::ConstantFP:    return "ConstantFP";
4468   case ISD::GlobalAddress: return "GlobalAddress";
4469   case ISD::GlobalTLSAddress: return "GlobalTLSAddress";
4470   case ISD::FrameIndex:    return "FrameIndex";
4471   case ISD::JumpTable:     return "JumpTable";
4472   case ISD::GLOBAL_OFFSET_TABLE: return "GLOBAL_OFFSET_TABLE";
4473   case ISD::RETURNADDR: return "RETURNADDR";
4474   case ISD::FRAMEADDR: return "FRAMEADDR";
4475   case ISD::FRAME_TO_ARGS_OFFSET: return "FRAME_TO_ARGS_OFFSET";
4476   case ISD::EXCEPTIONADDR: return "EXCEPTIONADDR";
4477   case ISD::EHSELECTION: return "EHSELECTION";
4478   case ISD::EH_RETURN: return "EH_RETURN";
4479   case ISD::ConstantPool:  return "ConstantPool";
4480   case ISD::ExternalSymbol: return "ExternalSymbol";
4481   case ISD::INTRINSIC_WO_CHAIN: {
4482     unsigned IID = cast<ConstantSDNode>(getOperand(0))->getValue();
4483     return Intrinsic::getName((Intrinsic::ID)IID);
4484   }
4485   case ISD::INTRINSIC_VOID:
4486   case ISD::INTRINSIC_W_CHAIN: {
4487     unsigned IID = cast<ConstantSDNode>(getOperand(1))->getValue();
4488     return Intrinsic::getName((Intrinsic::ID)IID);
4489   }
4490
4491   case ISD::BUILD_VECTOR:   return "BUILD_VECTOR";
4492   case ISD::TargetConstant: return "TargetConstant";
4493   case ISD::TargetConstantFP:return "TargetConstantFP";
4494   case ISD::TargetGlobalAddress: return "TargetGlobalAddress";
4495   case ISD::TargetGlobalTLSAddress: return "TargetGlobalTLSAddress";
4496   case ISD::TargetFrameIndex: return "TargetFrameIndex";
4497   case ISD::TargetJumpTable:  return "TargetJumpTable";
4498   case ISD::TargetConstantPool:  return "TargetConstantPool";
4499   case ISD::TargetExternalSymbol: return "TargetExternalSymbol";
4500
4501   case ISD::CopyToReg:     return "CopyToReg";
4502   case ISD::CopyFromReg:   return "CopyFromReg";
4503   case ISD::UNDEF:         return "undef";
4504   case ISD::MERGE_VALUES:  return "merge_values";
4505   case ISD::INLINEASM:     return "inlineasm";
4506   case ISD::LABEL:         return "label";
4507   case ISD::DECLARE:       return "declare";
4508   case ISD::HANDLENODE:    return "handlenode";
4509   case ISD::FORMAL_ARGUMENTS: return "formal_arguments";
4510   case ISD::CALL:          return "call";
4511     
4512   // Unary operators
4513   case ISD::FABS:   return "fabs";
4514   case ISD::FNEG:   return "fneg";
4515   case ISD::FSQRT:  return "fsqrt";
4516   case ISD::FSIN:   return "fsin";
4517   case ISD::FCOS:   return "fcos";
4518   case ISD::FPOWI:  return "fpowi";
4519   case ISD::FPOW:   return "fpow";
4520
4521   // Binary operators
4522   case ISD::ADD:    return "add";
4523   case ISD::SUB:    return "sub";
4524   case ISD::MUL:    return "mul";
4525   case ISD::MULHU:  return "mulhu";
4526   case ISD::MULHS:  return "mulhs";
4527   case ISD::SDIV:   return "sdiv";
4528   case ISD::UDIV:   return "udiv";
4529   case ISD::SREM:   return "srem";
4530   case ISD::UREM:   return "urem";
4531   case ISD::SMUL_LOHI:  return "smul_lohi";
4532   case ISD::UMUL_LOHI:  return "umul_lohi";
4533   case ISD::SDIVREM:    return "sdivrem";
4534   case ISD::UDIVREM:    return "divrem";
4535   case ISD::AND:    return "and";
4536   case ISD::OR:     return "or";
4537   case ISD::XOR:    return "xor";
4538   case ISD::SHL:    return "shl";
4539   case ISD::SRA:    return "sra";
4540   case ISD::SRL:    return "srl";
4541   case ISD::ROTL:   return "rotl";
4542   case ISD::ROTR:   return "rotr";
4543   case ISD::FADD:   return "fadd";
4544   case ISD::FSUB:   return "fsub";
4545   case ISD::FMUL:   return "fmul";
4546   case ISD::FDIV:   return "fdiv";
4547   case ISD::FREM:   return "frem";
4548   case ISD::FCOPYSIGN: return "fcopysign";
4549   case ISD::FGETSIGN:  return "fgetsign";
4550
4551   case ISD::SETCC:       return "setcc";
4552   case ISD::VSETCC:      return "vsetcc";
4553   case ISD::SELECT:      return "select";
4554   case ISD::SELECT_CC:   return "select_cc";
4555   case ISD::INSERT_VECTOR_ELT:   return "insert_vector_elt";
4556   case ISD::EXTRACT_VECTOR_ELT:  return "extract_vector_elt";
4557   case ISD::CONCAT_VECTORS:      return "concat_vectors";
4558   case ISD::EXTRACT_SUBVECTOR:   return "extract_subvector";
4559   case ISD::SCALAR_TO_VECTOR:    return "scalar_to_vector";
4560   case ISD::VECTOR_SHUFFLE:      return "vector_shuffle";
4561   case ISD::CARRY_FALSE:         return "carry_false";
4562   case ISD::ADDC:        return "addc";
4563   case ISD::ADDE:        return "adde";
4564   case ISD::SUBC:        return "subc";
4565   case ISD::SUBE:        return "sube";
4566   case ISD::SHL_PARTS:   return "shl_parts";
4567   case ISD::SRA_PARTS:   return "sra_parts";
4568   case ISD::SRL_PARTS:   return "srl_parts";
4569   
4570   case ISD::EXTRACT_SUBREG:     return "extract_subreg";
4571   case ISD::INSERT_SUBREG:      return "insert_subreg";
4572   
4573   // Conversion operators.
4574   case ISD::SIGN_EXTEND: return "sign_extend";
4575   case ISD::ZERO_EXTEND: return "zero_extend";
4576   case ISD::ANY_EXTEND:  return "any_extend";
4577   case ISD::SIGN_EXTEND_INREG: return "sign_extend_inreg";
4578   case ISD::TRUNCATE:    return "truncate";
4579   case ISD::FP_ROUND:    return "fp_round";
4580   case ISD::FLT_ROUNDS_: return "flt_rounds";
4581   case ISD::FP_ROUND_INREG: return "fp_round_inreg";
4582   case ISD::FP_EXTEND:   return "fp_extend";
4583
4584   case ISD::SINT_TO_FP:  return "sint_to_fp";
4585   case ISD::UINT_TO_FP:  return "uint_to_fp";
4586   case ISD::FP_TO_SINT:  return "fp_to_sint";
4587   case ISD::FP_TO_UINT:  return "fp_to_uint";
4588   case ISD::BIT_CONVERT: return "bit_convert";
4589
4590     // Control flow instructions
4591   case ISD::BR:      return "br";
4592   case ISD::BRIND:   return "brind";
4593   case ISD::BR_JT:   return "br_jt";
4594   case ISD::BRCOND:  return "brcond";
4595   case ISD::BR_CC:   return "br_cc";
4596   case ISD::RET:     return "ret";
4597   case ISD::CALLSEQ_START:  return "callseq_start";
4598   case ISD::CALLSEQ_END:    return "callseq_end";
4599
4600     // Other operators
4601   case ISD::LOAD:               return "load";
4602   case ISD::STORE:              return "store";
4603   case ISD::VAARG:              return "vaarg";
4604   case ISD::VACOPY:             return "vacopy";
4605   case ISD::VAEND:              return "vaend";
4606   case ISD::VASTART:            return "vastart";
4607   case ISD::DYNAMIC_STACKALLOC: return "dynamic_stackalloc";
4608   case ISD::EXTRACT_ELEMENT:    return "extract_element";
4609   case ISD::BUILD_PAIR:         return "build_pair";
4610   case ISD::STACKSAVE:          return "stacksave";
4611   case ISD::STACKRESTORE:       return "stackrestore";
4612   case ISD::TRAP:               return "trap";
4613
4614   // Bit manipulation
4615   case ISD::BSWAP:   return "bswap";
4616   case ISD::CTPOP:   return "ctpop";
4617   case ISD::CTTZ:    return "cttz";
4618   case ISD::CTLZ:    return "ctlz";
4619
4620   // Debug info
4621   case ISD::LOCATION: return "location";
4622   case ISD::DEBUG_LOC: return "debug_loc";
4623
4624   // Trampolines
4625   case ISD::TRAMPOLINE: return "trampoline";
4626
4627   case ISD::CONDCODE:
4628     switch (cast<CondCodeSDNode>(this)->get()) {
4629     default: assert(0 && "Unknown setcc condition!");
4630     case ISD::SETOEQ:  return "setoeq";
4631     case ISD::SETOGT:  return "setogt";
4632     case ISD::SETOGE:  return "setoge";
4633     case ISD::SETOLT:  return "setolt";
4634     case ISD::SETOLE:  return "setole";
4635     case ISD::SETONE:  return "setone";
4636
4637     case ISD::SETO:    return "seto";
4638     case ISD::SETUO:   return "setuo";
4639     case ISD::SETUEQ:  return "setue";
4640     case ISD::SETUGT:  return "setugt";
4641     case ISD::SETUGE:  return "setuge";
4642     case ISD::SETULT:  return "setult";
4643     case ISD::SETULE:  return "setule";
4644     case ISD::SETUNE:  return "setune";
4645
4646     case ISD::SETEQ:   return "seteq";
4647     case ISD::SETGT:   return "setgt";
4648     case ISD::SETGE:   return "setge";
4649     case ISD::SETLT:   return "setlt";
4650     case ISD::SETLE:   return "setle";
4651     case ISD::SETNE:   return "setne";
4652     }
4653   }
4654 }
4655
4656 const char *SDNode::getIndexedModeName(ISD::MemIndexedMode AM) {
4657   switch (AM) {
4658   default:
4659     return "";
4660   case ISD::PRE_INC:
4661     return "<pre-inc>";
4662   case ISD::PRE_DEC:
4663     return "<pre-dec>";
4664   case ISD::POST_INC:
4665     return "<post-inc>";
4666   case ISD::POST_DEC:
4667     return "<post-dec>";
4668   }
4669 }
4670
4671 std::string ISD::ArgFlagsTy::getArgFlagsString() {
4672   std::string S = "< ";
4673
4674   if (isZExt())
4675     S += "zext ";
4676   if (isSExt())
4677     S += "sext ";
4678   if (isInReg())
4679     S += "inreg ";
4680   if (isSRet())
4681     S += "sret ";
4682   if (isByVal())
4683     S += "byval ";
4684   if (isNest())
4685     S += "nest ";
4686   if (getByValAlign())
4687     S += "byval-align:" + utostr(getByValAlign()) + " ";
4688   if (getOrigAlign())
4689     S += "orig-align:" + utostr(getOrigAlign()) + " ";
4690   if (getByValSize())
4691     S += "byval-size:" + utostr(getByValSize()) + " ";
4692   return S + ">";
4693 }
4694
4695 void SDNode::dump() const { dump(0); }
4696 void SDNode::dump(const SelectionDAG *G) const {
4697   cerr << (void*)this << ": ";
4698
4699   for (unsigned i = 0, e = getNumValues(); i != e; ++i) {
4700     if (i) cerr << ",";
4701     if (getValueType(i) == MVT::Other)
4702       cerr << "ch";
4703     else
4704       cerr << getValueType(i).getMVTString();
4705   }
4706   cerr << " = " << getOperationName(G);
4707
4708   cerr << " ";
4709   for (unsigned i = 0, e = getNumOperands(); i != e; ++i) {
4710     if (i) cerr << ", ";
4711     cerr << (void*)getOperand(i).Val;
4712     if (unsigned RN = getOperand(i).ResNo)
4713       cerr << ":" << RN;
4714   }
4715
4716   if (!isTargetOpcode() && getOpcode() == ISD::VECTOR_SHUFFLE) {
4717     SDNode *Mask = getOperand(2).Val;
4718     cerr << "<";
4719     for (unsigned i = 0, e = Mask->getNumOperands(); i != e; ++i) {
4720       if (i) cerr << ",";
4721       if (Mask->getOperand(i).getOpcode() == ISD::UNDEF)
4722         cerr << "u";
4723       else
4724         cerr << cast<ConstantSDNode>(Mask->getOperand(i))->getValue();
4725     }
4726     cerr << ">";
4727   }
4728
4729   if (const ConstantSDNode *CSDN = dyn_cast<ConstantSDNode>(this)) {
4730     cerr << "<" << CSDN->getValue() << ">";
4731   } else if (const ConstantFPSDNode *CSDN = dyn_cast<ConstantFPSDNode>(this)) {
4732     if (&CSDN->getValueAPF().getSemantics()==&APFloat::IEEEsingle)
4733       cerr << "<" << CSDN->getValueAPF().convertToFloat() << ">";
4734     else if (&CSDN->getValueAPF().getSemantics()==&APFloat::IEEEdouble)
4735       cerr << "<" << CSDN->getValueAPF().convertToDouble() << ">";
4736     else {
4737       cerr << "<APFloat(";
4738       CSDN->getValueAPF().convertToAPInt().dump();
4739       cerr << ")>";
4740     }
4741   } else if (const GlobalAddressSDNode *GADN =
4742              dyn_cast<GlobalAddressSDNode>(this)) {
4743     int offset = GADN->getOffset();
4744     cerr << "<";
4745     WriteAsOperand(*cerr.stream(), GADN->getGlobal()) << ">";
4746     if (offset > 0)
4747       cerr << " + " << offset;
4748     else
4749       cerr << " " << offset;
4750   } else if (const FrameIndexSDNode *FIDN = dyn_cast<FrameIndexSDNode>(this)) {
4751     cerr << "<" << FIDN->getIndex() << ">";
4752   } else if (const JumpTableSDNode *JTDN = dyn_cast<JumpTableSDNode>(this)) {
4753     cerr << "<" << JTDN->getIndex() << ">";
4754   } else if (const ConstantPoolSDNode *CP = dyn_cast<ConstantPoolSDNode>(this)){
4755     int offset = CP->getOffset();
4756     if (CP->isMachineConstantPoolEntry())
4757       cerr << "<" << *CP->getMachineCPVal() << ">";
4758     else
4759       cerr << "<" << *CP->getConstVal() << ">";
4760     if (offset > 0)
4761       cerr << " + " << offset;
4762     else
4763       cerr << " " << offset;
4764   } else if (const BasicBlockSDNode *BBDN = dyn_cast<BasicBlockSDNode>(this)) {
4765     cerr << "<";
4766     const Value *LBB = (const Value*)BBDN->getBasicBlock()->getBasicBlock();
4767     if (LBB)
4768       cerr << LBB->getName() << " ";
4769     cerr << (const void*)BBDN->getBasicBlock() << ">";
4770   } else if (const RegisterSDNode *R = dyn_cast<RegisterSDNode>(this)) {
4771     if (G && R->getReg() &&
4772         TargetRegisterInfo::isPhysicalRegister(R->getReg())) {
4773       cerr << " " << G->getTarget().getRegisterInfo()->getName(R->getReg());
4774     } else {
4775       cerr << " #" << R->getReg();
4776     }
4777   } else if (const ExternalSymbolSDNode *ES =
4778              dyn_cast<ExternalSymbolSDNode>(this)) {
4779     cerr << "'" << ES->getSymbol() << "'";
4780   } else if (const SrcValueSDNode *M = dyn_cast<SrcValueSDNode>(this)) {
4781     if (M->getValue())
4782       cerr << "<" << M->getValue() << ">";
4783     else
4784       cerr << "<null>";
4785   } else if (const MemOperandSDNode *M = dyn_cast<MemOperandSDNode>(this)) {
4786     if (M->MO.getValue())
4787       cerr << "<" << M->MO.getValue() << ":" << M->MO.getOffset() << ">";
4788     else
4789       cerr << "<null:" << M->MO.getOffset() << ">";
4790   } else if (const ARG_FLAGSSDNode *N = dyn_cast<ARG_FLAGSSDNode>(this)) {
4791     cerr << N->getArgFlags().getArgFlagsString();
4792   } else if (const VTSDNode *N = dyn_cast<VTSDNode>(this)) {
4793     cerr << ":" << N->getVT().getMVTString();
4794   }
4795   else if (const LoadSDNode *LD = dyn_cast<LoadSDNode>(this)) {
4796     const Value *SrcValue = LD->getSrcValue();
4797     int SrcOffset = LD->getSrcValueOffset();
4798     cerr << " <";
4799     if (SrcValue)
4800       cerr << SrcValue;
4801     else
4802       cerr << "null";
4803     cerr << ":" << SrcOffset << ">";
4804
4805     bool doExt = true;
4806     switch (LD->getExtensionType()) {
4807     default: doExt = false; break;
4808     case ISD::EXTLOAD:
4809       cerr << " <anyext ";
4810       break;
4811     case ISD::SEXTLOAD:
4812       cerr << " <sext ";
4813       break;
4814     case ISD::ZEXTLOAD:
4815       cerr << " <zext ";
4816       break;
4817     }
4818     if (doExt)
4819       cerr << LD->getMemoryVT().getMVTString() << ">";
4820
4821     const char *AM = getIndexedModeName(LD->getAddressingMode());
4822     if (*AM)
4823       cerr << " " << AM;
4824     if (LD->isVolatile())
4825       cerr << " <volatile>";
4826     cerr << " alignment=" << LD->getAlignment();
4827   } else if (const StoreSDNode *ST = dyn_cast<StoreSDNode>(this)) {
4828     const Value *SrcValue = ST->getSrcValue();
4829     int SrcOffset = ST->getSrcValueOffset();
4830     cerr << " <";
4831     if (SrcValue)
4832       cerr << SrcValue;
4833     else
4834       cerr << "null";
4835     cerr << ":" << SrcOffset << ">";
4836
4837     if (ST->isTruncatingStore())
4838       cerr << " <trunc "
4839            << ST->getMemoryVT().getMVTString() << ">";
4840
4841     const char *AM = getIndexedModeName(ST->getAddressingMode());
4842     if (*AM)
4843       cerr << " " << AM;
4844     if (ST->isVolatile())
4845       cerr << " <volatile>";
4846     cerr << " alignment=" << ST->getAlignment();
4847   } else if (const AtomicSDNode* AT = dyn_cast<AtomicSDNode>(this)) {
4848     const Value *SrcValue = AT->getSrcValue();
4849     int SrcOffset = AT->getSrcValueOffset();
4850     cerr << " <";
4851     if (SrcValue)
4852       cerr << SrcValue;
4853     else
4854       cerr << "null";
4855     cerr << ":" << SrcOffset << ">";
4856     if (AT->isVolatile())
4857       cerr << " <volatile>";
4858     cerr << " alignment=" << AT->getAlignment();
4859   }
4860 }
4861
4862 static void DumpNodes(const SDNode *N, unsigned indent, const SelectionDAG *G) {
4863   for (unsigned i = 0, e = N->getNumOperands(); i != e; ++i)
4864     if (N->getOperand(i).Val->hasOneUse())
4865       DumpNodes(N->getOperand(i).Val, indent+2, G);
4866     else
4867       cerr << "\n" << std::string(indent+2, ' ')
4868            << (void*)N->getOperand(i).Val << ": <multiple use>";
4869
4870
4871   cerr << "\n" << std::string(indent, ' ');
4872   N->dump(G);
4873 }
4874
4875 void SelectionDAG::dump() const {
4876   cerr << "SelectionDAG has " << AllNodes.size() << " nodes:";
4877   std::vector<const SDNode*> Nodes;
4878   for (allnodes_const_iterator I = allnodes_begin(), E = allnodes_end();
4879        I != E; ++I)
4880     Nodes.push_back(I);
4881   
4882   std::sort(Nodes.begin(), Nodes.end());
4883
4884   for (unsigned i = 0, e = Nodes.size(); i != e; ++i) {
4885     if (!Nodes[i]->hasOneUse() && Nodes[i] != getRoot().Val)
4886       DumpNodes(Nodes[i], 2, this);
4887   }
4888
4889   if (getRoot().Val) DumpNodes(getRoot().Val, 2, this);
4890
4891   cerr << "\n\n";
4892 }
4893
4894 const Type *ConstantPoolSDNode::getType() const {
4895   if (isMachineConstantPoolEntry())
4896     return Val.MachineCPVal->getType();
4897   return Val.ConstVal->getType();
4898 }