Propagate debug loc info through prologue/epilogue.
[oota-llvm.git] / lib / CodeGen / SelectionDAG / SelectionDAGBuild.cpp
1 //===-- SelectionDAGBuild.cpp - Selection-DAG building --------------------===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 // This implements routines for translating from LLVM IR into SelectionDAG IR.
11 //
12 //===----------------------------------------------------------------------===//
13
14 #define DEBUG_TYPE "isel"
15 #include "SelectionDAGBuild.h"
16 #include "llvm/ADT/BitVector.h"
17 #include "llvm/ADT/SmallSet.h"
18 #include "llvm/Analysis/AliasAnalysis.h"
19 #include "llvm/Constants.h"
20 #include "llvm/CallingConv.h"
21 #include "llvm/DerivedTypes.h"
22 #include "llvm/Function.h"
23 #include "llvm/GlobalVariable.h"
24 #include "llvm/InlineAsm.h"
25 #include "llvm/Instructions.h"
26 #include "llvm/Intrinsics.h"
27 #include "llvm/IntrinsicInst.h"
28 #include "llvm/Module.h"
29 #include "llvm/CodeGen/FastISel.h"
30 #include "llvm/CodeGen/GCStrategy.h"
31 #include "llvm/CodeGen/GCMetadata.h"
32 #include "llvm/CodeGen/MachineFunction.h"
33 #include "llvm/CodeGen/MachineFrameInfo.h"
34 #include "llvm/CodeGen/MachineInstrBuilder.h"
35 #include "llvm/CodeGen/MachineJumpTableInfo.h"
36 #include "llvm/CodeGen/MachineModuleInfo.h"
37 #include "llvm/CodeGen/MachineRegisterInfo.h"
38 #include "llvm/CodeGen/PseudoSourceValue.h"
39 #include "llvm/CodeGen/SelectionDAG.h"
40 #include "llvm/CodeGen/DwarfWriter.h"
41 #include "llvm/Analysis/DebugInfo.h"
42 #include "llvm/Target/TargetRegisterInfo.h"
43 #include "llvm/Target/TargetData.h"
44 #include "llvm/Target/TargetFrameInfo.h"
45 #include "llvm/Target/TargetInstrInfo.h"
46 #include "llvm/Target/TargetIntrinsicInfo.h"
47 #include "llvm/Target/TargetLowering.h"
48 #include "llvm/Target/TargetMachine.h"
49 #include "llvm/Target/TargetOptions.h"
50 #include "llvm/Support/Compiler.h"
51 #include "llvm/Support/CommandLine.h"
52 #include "llvm/Support/Debug.h"
53 #include "llvm/Support/MathExtras.h"
54 #include "llvm/Support/raw_ostream.h"
55 #include <algorithm>
56 using namespace llvm;
57
58 /// LimitFloatPrecision - Generate low-precision inline sequences for
59 /// some float libcalls (6, 8 or 12 bits).
60 static unsigned LimitFloatPrecision;
61
62 static cl::opt<unsigned, true>
63 LimitFPPrecision("limit-float-precision",
64                  cl::desc("Generate low-precision inline sequences "
65                           "for some float libcalls"),
66                  cl::location(LimitFloatPrecision),
67                  cl::init(0));
68
69 /// ComputeLinearIndex - Given an LLVM IR aggregate type and a sequence
70 /// of insertvalue or extractvalue indices that identify a member, return
71 /// the linearized index of the start of the member.
72 ///
73 static unsigned ComputeLinearIndex(const TargetLowering &TLI, const Type *Ty,
74                                    const unsigned *Indices,
75                                    const unsigned *IndicesEnd,
76                                    unsigned CurIndex = 0) {
77   // Base case: We're done.
78   if (Indices && Indices == IndicesEnd)
79     return CurIndex;
80
81   // Given a struct type, recursively traverse the elements.
82   if (const StructType *STy = dyn_cast<StructType>(Ty)) {
83     for (StructType::element_iterator EB = STy->element_begin(),
84                                       EI = EB,
85                                       EE = STy->element_end();
86         EI != EE; ++EI) {
87       if (Indices && *Indices == unsigned(EI - EB))
88         return ComputeLinearIndex(TLI, *EI, Indices+1, IndicesEnd, CurIndex);
89       CurIndex = ComputeLinearIndex(TLI, *EI, 0, 0, CurIndex);
90     }
91     return CurIndex;
92   }
93   // Given an array type, recursively traverse the elements.
94   else if (const ArrayType *ATy = dyn_cast<ArrayType>(Ty)) {
95     const Type *EltTy = ATy->getElementType();
96     for (unsigned i = 0, e = ATy->getNumElements(); i != e; ++i) {
97       if (Indices && *Indices == i)
98         return ComputeLinearIndex(TLI, EltTy, Indices+1, IndicesEnd, CurIndex);
99       CurIndex = ComputeLinearIndex(TLI, EltTy, 0, 0, CurIndex);
100     }
101     return CurIndex;
102   }
103   // We haven't found the type we're looking for, so keep searching.
104   return CurIndex + 1;
105 }
106
107 /// ComputeValueVTs - Given an LLVM IR type, compute a sequence of
108 /// MVTs that represent all the individual underlying
109 /// non-aggregate types that comprise it.
110 ///
111 /// If Offsets is non-null, it points to a vector to be filled in
112 /// with the in-memory offsets of each of the individual values.
113 ///
114 static void ComputeValueVTs(const TargetLowering &TLI, const Type *Ty,
115                             SmallVectorImpl<MVT> &ValueVTs,
116                             SmallVectorImpl<uint64_t> *Offsets = 0,
117                             uint64_t StartingOffset = 0) {
118   // Given a struct type, recursively traverse the elements.
119   if (const StructType *STy = dyn_cast<StructType>(Ty)) {
120     const StructLayout *SL = TLI.getTargetData()->getStructLayout(STy);
121     for (StructType::element_iterator EB = STy->element_begin(),
122                                       EI = EB,
123                                       EE = STy->element_end();
124          EI != EE; ++EI)
125       ComputeValueVTs(TLI, *EI, ValueVTs, Offsets,
126                       StartingOffset + SL->getElementOffset(EI - EB));
127     return;
128   }
129   // Given an array type, recursively traverse the elements.
130   if (const ArrayType *ATy = dyn_cast<ArrayType>(Ty)) {
131     const Type *EltTy = ATy->getElementType();
132     uint64_t EltSize = TLI.getTargetData()->getTypePaddedSize(EltTy);
133     for (unsigned i = 0, e = ATy->getNumElements(); i != e; ++i)
134       ComputeValueVTs(TLI, EltTy, ValueVTs, Offsets,
135                       StartingOffset + i * EltSize);
136     return;
137   }
138   // Base case: we can get an MVT for this LLVM IR type.
139   ValueVTs.push_back(TLI.getValueType(Ty));
140   if (Offsets)
141     Offsets->push_back(StartingOffset);
142 }
143
144 namespace llvm {
145   /// RegsForValue - This struct represents the registers (physical or virtual)
146   /// that a particular set of values is assigned, and the type information about
147   /// the value. The most common situation is to represent one value at a time,
148   /// but struct or array values are handled element-wise as multiple values.
149   /// The splitting of aggregates is performed recursively, so that we never
150   /// have aggregate-typed registers. The values at this point do not necessarily
151   /// have legal types, so each value may require one or more registers of some
152   /// legal type.
153   ///
154   struct VISIBILITY_HIDDEN RegsForValue {
155     /// TLI - The TargetLowering object.
156     ///
157     const TargetLowering *TLI;
158
159     /// ValueVTs - The value types of the values, which may not be legal, and
160     /// may need be promoted or synthesized from one or more registers.
161     ///
162     SmallVector<MVT, 4> ValueVTs;
163
164     /// RegVTs - The value types of the registers. This is the same size as
165     /// ValueVTs and it records, for each value, what the type of the assigned
166     /// register or registers are. (Individual values are never synthesized
167     /// from more than one type of register.)
168     ///
169     /// With virtual registers, the contents of RegVTs is redundant with TLI's
170     /// getRegisterType member function, however when with physical registers
171     /// it is necessary to have a separate record of the types.
172     ///
173     SmallVector<MVT, 4> RegVTs;
174
175     /// Regs - This list holds the registers assigned to the values.
176     /// Each legal or promoted value requires one register, and each
177     /// expanded value requires multiple registers.
178     ///
179     SmallVector<unsigned, 4> Regs;
180
181     RegsForValue() : TLI(0) {}
182
183     RegsForValue(const TargetLowering &tli,
184                  const SmallVector<unsigned, 4> &regs,
185                  MVT regvt, MVT valuevt)
186       : TLI(&tli),  ValueVTs(1, valuevt), RegVTs(1, regvt), Regs(regs) {}
187     RegsForValue(const TargetLowering &tli,
188                  const SmallVector<unsigned, 4> &regs,
189                  const SmallVector<MVT, 4> &regvts,
190                  const SmallVector<MVT, 4> &valuevts)
191       : TLI(&tli), ValueVTs(valuevts), RegVTs(regvts), Regs(regs) {}
192     RegsForValue(const TargetLowering &tli,
193                  unsigned Reg, const Type *Ty) : TLI(&tli) {
194       ComputeValueVTs(tli, Ty, ValueVTs);
195
196       for (unsigned Value = 0, e = ValueVTs.size(); Value != e; ++Value) {
197         MVT ValueVT = ValueVTs[Value];
198         unsigned NumRegs = TLI->getNumRegisters(ValueVT);
199         MVT RegisterVT = TLI->getRegisterType(ValueVT);
200         for (unsigned i = 0; i != NumRegs; ++i)
201           Regs.push_back(Reg + i);
202         RegVTs.push_back(RegisterVT);
203         Reg += NumRegs;
204       }
205     }
206
207     /// append - Add the specified values to this one.
208     void append(const RegsForValue &RHS) {
209       TLI = RHS.TLI;
210       ValueVTs.append(RHS.ValueVTs.begin(), RHS.ValueVTs.end());
211       RegVTs.append(RHS.RegVTs.begin(), RHS.RegVTs.end());
212       Regs.append(RHS.Regs.begin(), RHS.Regs.end());
213     }
214
215
216     /// getCopyFromRegs - Emit a series of CopyFromReg nodes that copies from
217     /// this value and returns the result as a ValueVTs value.  This uses
218     /// Chain/Flag as the input and updates them for the output Chain/Flag.
219     /// If the Flag pointer is NULL, no flag is used.
220     SDValue getCopyFromRegs(SelectionDAG &DAG, DebugLoc dl,
221                               SDValue &Chain, SDValue *Flag) const;
222
223     /// getCopyToRegs - Emit a series of CopyToReg nodes that copies the
224     /// specified value into the registers specified by this object.  This uses
225     /// Chain/Flag as the input and updates them for the output Chain/Flag.
226     /// If the Flag pointer is NULL, no flag is used.
227     void getCopyToRegs(SDValue Val, SelectionDAG &DAG, DebugLoc dl,
228                        SDValue &Chain, SDValue *Flag) const;
229
230     /// AddInlineAsmOperands - Add this value to the specified inlineasm node
231     /// operand list.  This adds the code marker and includes the number of
232     /// values added into it.
233     void AddInlineAsmOperands(unsigned Code, SelectionDAG &DAG,
234                               std::vector<SDValue> &Ops) const;
235   };
236 }
237
238 /// isUsedOutsideOfDefiningBlock - Return true if this instruction is used by
239 /// PHI nodes or outside of the basic block that defines it, or used by a
240 /// switch or atomic instruction, which may expand to multiple basic blocks.
241 static bool isUsedOutsideOfDefiningBlock(Instruction *I) {
242   if (isa<PHINode>(I)) return true;
243   BasicBlock *BB = I->getParent();
244   for (Value::use_iterator UI = I->use_begin(), E = I->use_end(); UI != E; ++UI)
245     if (cast<Instruction>(*UI)->getParent() != BB || isa<PHINode>(*UI) ||
246         // FIXME: Remove switchinst special case.
247         isa<SwitchInst>(*UI))
248       return true;
249   return false;
250 }
251
252 /// isOnlyUsedInEntryBlock - If the specified argument is only used in the
253 /// entry block, return true.  This includes arguments used by switches, since
254 /// the switch may expand into multiple basic blocks.
255 static bool isOnlyUsedInEntryBlock(Argument *A, bool EnableFastISel) {
256   // With FastISel active, we may be splitting blocks, so force creation
257   // of virtual registers for all non-dead arguments.
258   // Don't force virtual registers for byval arguments though, because
259   // fast-isel can't handle those in all cases.
260   if (EnableFastISel && !A->hasByValAttr())
261     return A->use_empty();
262
263   BasicBlock *Entry = A->getParent()->begin();
264   for (Value::use_iterator UI = A->use_begin(), E = A->use_end(); UI != E; ++UI)
265     if (cast<Instruction>(*UI)->getParent() != Entry || isa<SwitchInst>(*UI))
266       return false;  // Use not in entry block.
267   return true;
268 }
269
270 FunctionLoweringInfo::FunctionLoweringInfo(TargetLowering &tli)
271   : TLI(tli) {
272 }
273
274 void FunctionLoweringInfo::set(Function &fn, MachineFunction &mf,
275                                SelectionDAG &DAG,
276                                bool EnableFastISel) {
277   Fn = &fn;
278   MF = &mf;
279   RegInfo = &MF->getRegInfo();
280
281   // Create a vreg for each argument register that is not dead and is used
282   // outside of the entry block for the function.
283   for (Function::arg_iterator AI = Fn->arg_begin(), E = Fn->arg_end();
284        AI != E; ++AI)
285     if (!isOnlyUsedInEntryBlock(AI, EnableFastISel))
286       InitializeRegForValue(AI);
287
288   // Initialize the mapping of values to registers.  This is only set up for
289   // instruction values that are used outside of the block that defines
290   // them.
291   Function::iterator BB = Fn->begin(), EB = Fn->end();
292   for (BasicBlock::iterator I = BB->begin(), E = BB->end(); I != E; ++I)
293     if (AllocaInst *AI = dyn_cast<AllocaInst>(I))
294       if (ConstantInt *CUI = dyn_cast<ConstantInt>(AI->getArraySize())) {
295         const Type *Ty = AI->getAllocatedType();
296         uint64_t TySize = TLI.getTargetData()->getTypePaddedSize(Ty);
297         unsigned Align =
298           std::max((unsigned)TLI.getTargetData()->getPrefTypeAlignment(Ty),
299                    AI->getAlignment());
300
301         TySize *= CUI->getZExtValue();   // Get total allocated size.
302         if (TySize == 0) TySize = 1; // Don't create zero-sized stack objects.
303         StaticAllocaMap[AI] =
304           MF->getFrameInfo()->CreateStackObject(TySize, Align);
305       }
306
307   for (; BB != EB; ++BB)
308     for (BasicBlock::iterator I = BB->begin(), E = BB->end(); I != E; ++I)
309       if (!I->use_empty() && isUsedOutsideOfDefiningBlock(I))
310         if (!isa<AllocaInst>(I) ||
311             !StaticAllocaMap.count(cast<AllocaInst>(I)))
312           InitializeRegForValue(I);
313
314   // Create an initial MachineBasicBlock for each LLVM BasicBlock in F.  This
315   // also creates the initial PHI MachineInstrs, though none of the input
316   // operands are populated.
317   for (BB = Fn->begin(), EB = Fn->end(); BB != EB; ++BB) {
318     MachineBasicBlock *MBB = mf.CreateMachineBasicBlock(BB);
319     MBBMap[BB] = MBB;
320     MF->push_back(MBB);
321
322     // Create Machine PHI nodes for LLVM PHI nodes, lowering them as
323     // appropriate.
324     PHINode *PN;
325     DebugLoc DL;
326     for (BasicBlock::iterator
327            I = BB->begin(), E = BB->end(); I != E; ++I) {
328       if (CallInst *CI = dyn_cast<CallInst>(I)) {
329         if (Function *F = CI->getCalledFunction()) {
330           switch (F->getIntrinsicID()) {
331           default: break;
332           case Intrinsic::dbg_stoppoint: {
333             DwarfWriter *DW = DAG.getDwarfWriter();
334             DbgStopPointInst *SPI = cast<DbgStopPointInst>(I);
335
336             if (DW && DW->ValidDebugInfo(SPI->getContext())) {
337               DICompileUnit CU(cast<GlobalVariable>(SPI->getContext()));
338               unsigned SrcFile = DW->RecordSource(CU.getDirectory(),
339                                                   CU.getFilename());
340               unsigned idx = MF->getOrCreateDebugLocID(SrcFile,
341                                                        SPI->getLine(),
342                                                        SPI->getColumn());
343               DL = DebugLoc::get(idx);
344             }
345
346             break;
347           }
348           case Intrinsic::dbg_func_start: {
349             DwarfWriter *DW = DAG.getDwarfWriter();
350             if (DW) {
351               DbgFuncStartInst *FSI = cast<DbgFuncStartInst>(I);
352               Value *SP = FSI->getSubprogram();
353
354               if (DW->ValidDebugInfo(SP)) {
355                 DISubprogram Subprogram(cast<GlobalVariable>(SP));
356                 DICompileUnit CU(Subprogram.getCompileUnit());
357                 unsigned SrcFile = DW->RecordSource(CU.getDirectory(),
358                                                     CU.getFilename());
359                 unsigned Line = Subprogram.getLineNumber();
360                 DL = DebugLoc::get(MF->getOrCreateDebugLocID(SrcFile, Line, 0));
361               }
362             }
363
364             break;
365           }
366           }
367         }
368       }
369
370       PN = dyn_cast<PHINode>(I);
371       if (!PN || PN->use_empty()) continue;
372
373       unsigned PHIReg = ValueMap[PN];
374       assert(PHIReg && "PHI node does not have an assigned virtual register!");
375
376       SmallVector<MVT, 4> ValueVTs;
377       ComputeValueVTs(TLI, PN->getType(), ValueVTs);
378       for (unsigned vti = 0, vte = ValueVTs.size(); vti != vte; ++vti) {
379         MVT VT = ValueVTs[vti];
380         unsigned NumRegisters = TLI.getNumRegisters(VT);
381         const TargetInstrInfo *TII = MF->getTarget().getInstrInfo();
382         for (unsigned i = 0; i != NumRegisters; ++i)
383           BuildMI(MBB, DL, TII->get(TargetInstrInfo::PHI), PHIReg + i);
384         PHIReg += NumRegisters;
385       }
386     }
387   }
388 }
389
390 unsigned FunctionLoweringInfo::MakeReg(MVT VT) {
391   return RegInfo->createVirtualRegister(TLI.getRegClassFor(VT));
392 }
393
394 /// CreateRegForValue - Allocate the appropriate number of virtual registers of
395 /// the correctly promoted or expanded types.  Assign these registers
396 /// consecutive vreg numbers and return the first assigned number.
397 ///
398 /// In the case that the given value has struct or array type, this function
399 /// will assign registers for each member or element.
400 ///
401 unsigned FunctionLoweringInfo::CreateRegForValue(const Value *V) {
402   SmallVector<MVT, 4> ValueVTs;
403   ComputeValueVTs(TLI, V->getType(), ValueVTs);
404
405   unsigned FirstReg = 0;
406   for (unsigned Value = 0, e = ValueVTs.size(); Value != e; ++Value) {
407     MVT ValueVT = ValueVTs[Value];
408     MVT RegisterVT = TLI.getRegisterType(ValueVT);
409
410     unsigned NumRegs = TLI.getNumRegisters(ValueVT);
411     for (unsigned i = 0; i != NumRegs; ++i) {
412       unsigned R = MakeReg(RegisterVT);
413       if (!FirstReg) FirstReg = R;
414     }
415   }
416   return FirstReg;
417 }
418
419 /// getCopyFromParts - Create a value that contains the specified legal parts
420 /// combined into the value they represent.  If the parts combine to a type
421 /// larger then ValueVT then AssertOp can be used to specify whether the extra
422 /// bits are known to be zero (ISD::AssertZext) or sign extended from ValueVT
423 /// (ISD::AssertSext).
424 static SDValue getCopyFromParts(SelectionDAG &DAG, DebugLoc dl,
425                                 const SDValue *Parts,
426                                 unsigned NumParts, MVT PartVT, MVT ValueVT,
427                                 ISD::NodeType AssertOp = ISD::DELETED_NODE) {
428   assert(NumParts > 0 && "No parts to assemble!");
429   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
430   SDValue Val = Parts[0];
431
432   if (NumParts > 1) {
433     // Assemble the value from multiple parts.
434     if (!ValueVT.isVector()) {
435       unsigned PartBits = PartVT.getSizeInBits();
436       unsigned ValueBits = ValueVT.getSizeInBits();
437
438       // Assemble the power of 2 part.
439       unsigned RoundParts = NumParts & (NumParts - 1) ?
440         1 << Log2_32(NumParts) : NumParts;
441       unsigned RoundBits = PartBits * RoundParts;
442       MVT RoundVT = RoundBits == ValueBits ?
443         ValueVT : MVT::getIntegerVT(RoundBits);
444       SDValue Lo, Hi;
445
446       MVT HalfVT = ValueVT.isInteger() ?
447         MVT::getIntegerVT(RoundBits/2) :
448         MVT::getFloatingPointVT(RoundBits/2);
449
450       if (RoundParts > 2) {
451         Lo = getCopyFromParts(DAG, dl, Parts, RoundParts/2, PartVT, HalfVT);
452         Hi = getCopyFromParts(DAG, dl, Parts+RoundParts/2, RoundParts/2,
453                               PartVT, HalfVT);
454       } else {
455         Lo = DAG.getNode(ISD::BIT_CONVERT, dl, HalfVT, Parts[0]);
456         Hi = DAG.getNode(ISD::BIT_CONVERT, dl, HalfVT, Parts[1]);
457       }
458       if (TLI.isBigEndian())
459         std::swap(Lo, Hi);
460       Val = DAG.getNode(ISD::BUILD_PAIR, dl, RoundVT, Lo, Hi);
461
462       if (RoundParts < NumParts) {
463         // Assemble the trailing non-power-of-2 part.
464         unsigned OddParts = NumParts - RoundParts;
465         MVT OddVT = MVT::getIntegerVT(OddParts * PartBits);
466         Hi = getCopyFromParts(DAG, dl,
467                               Parts+RoundParts, OddParts, PartVT, OddVT);
468
469         // Combine the round and odd parts.
470         Lo = Val;
471         if (TLI.isBigEndian())
472           std::swap(Lo, Hi);
473         MVT TotalVT = MVT::getIntegerVT(NumParts * PartBits);
474         Hi = DAG.getNode(ISD::ANY_EXTEND, dl, TotalVT, Hi);
475         Hi = DAG.getNode(ISD::SHL, dl, TotalVT, Hi,
476                          DAG.getConstant(Lo.getValueType().getSizeInBits(),
477                                          TLI.getPointerTy()));
478         Lo = DAG.getNode(ISD::ZERO_EXTEND, dl, TotalVT, Lo);
479         Val = DAG.getNode(ISD::OR, dl, TotalVT, Lo, Hi);
480       }
481     } else {
482       // Handle a multi-element vector.
483       MVT IntermediateVT, RegisterVT;
484       unsigned NumIntermediates;
485       unsigned NumRegs =
486         TLI.getVectorTypeBreakdown(ValueVT, IntermediateVT, NumIntermediates,
487                                    RegisterVT);
488       assert(NumRegs == NumParts && "Part count doesn't match vector breakdown!");
489       NumParts = NumRegs; // Silence a compiler warning.
490       assert(RegisterVT == PartVT && "Part type doesn't match vector breakdown!");
491       assert(RegisterVT == Parts[0].getValueType() &&
492              "Part type doesn't match part!");
493
494       // Assemble the parts into intermediate operands.
495       SmallVector<SDValue, 8> Ops(NumIntermediates);
496       if (NumIntermediates == NumParts) {
497         // If the register was not expanded, truncate or copy the value,
498         // as appropriate.
499         for (unsigned i = 0; i != NumParts; ++i)
500           Ops[i] = getCopyFromParts(DAG, dl, &Parts[i], 1,
501                                     PartVT, IntermediateVT);
502       } else if (NumParts > 0) {
503         // If the intermediate type was expanded, build the intermediate operands
504         // from the parts.
505         assert(NumParts % NumIntermediates == 0 &&
506                "Must expand into a divisible number of parts!");
507         unsigned Factor = NumParts / NumIntermediates;
508         for (unsigned i = 0; i != NumIntermediates; ++i)
509           Ops[i] = getCopyFromParts(DAG, dl, &Parts[i * Factor], Factor,
510                                     PartVT, IntermediateVT);
511       }
512
513       // Build a vector with BUILD_VECTOR or CONCAT_VECTORS from the intermediate
514       // operands.
515       Val = DAG.getNode(IntermediateVT.isVector() ?
516                         ISD::CONCAT_VECTORS : ISD::BUILD_VECTOR, dl,
517                         ValueVT, &Ops[0], NumIntermediates);
518     }
519   }
520
521   // There is now one part, held in Val.  Correct it to match ValueVT.
522   PartVT = Val.getValueType();
523
524   if (PartVT == ValueVT)
525     return Val;
526
527   if (PartVT.isVector()) {
528     assert(ValueVT.isVector() && "Unknown vector conversion!");
529     return DAG.getNode(ISD::BIT_CONVERT, dl, ValueVT, Val);
530   }
531
532   if (ValueVT.isVector()) {
533     assert(ValueVT.getVectorElementType() == PartVT &&
534            ValueVT.getVectorNumElements() == 1 &&
535            "Only trivial scalar-to-vector conversions should get here!");
536     return DAG.getBUILD_VECTOR(ValueVT, dl, Val);
537   }
538
539   if (PartVT.isInteger() &&
540       ValueVT.isInteger()) {
541     if (ValueVT.bitsLT(PartVT)) {
542       // For a truncate, see if we have any information to
543       // indicate whether the truncated bits will always be
544       // zero or sign-extension.
545       if (AssertOp != ISD::DELETED_NODE)
546         Val = DAG.getNode(AssertOp, dl, PartVT, Val,
547                           DAG.getValueType(ValueVT));
548       return DAG.getNode(ISD::TRUNCATE, dl, ValueVT, Val);
549     } else {
550       return DAG.getNode(ISD::ANY_EXTEND, dl, ValueVT, Val);
551     }
552   }
553
554   if (PartVT.isFloatingPoint() && ValueVT.isFloatingPoint()) {
555     if (ValueVT.bitsLT(Val.getValueType()))
556       // FP_ROUND's are always exact here.
557       return DAG.getNode(ISD::FP_ROUND, dl, ValueVT, Val,
558                          DAG.getIntPtrConstant(1));
559     return DAG.getNode(ISD::FP_EXTEND, dl, ValueVT, Val);
560   }
561
562   if (PartVT.getSizeInBits() == ValueVT.getSizeInBits())
563     return DAG.getNode(ISD::BIT_CONVERT, dl, ValueVT, Val);
564
565   assert(0 && "Unknown mismatch!");
566   return SDValue();
567 }
568
569 /// getCopyToParts - Create a series of nodes that contain the specified value
570 /// split into legal parts.  If the parts contain more bits than Val, then, for
571 /// integers, ExtendKind can be used to specify how to generate the extra bits.
572 static void getCopyToParts(SelectionDAG &DAG, DebugLoc dl, SDValue Val,
573                            SDValue *Parts, unsigned NumParts, MVT PartVT,
574                            ISD::NodeType ExtendKind = ISD::ANY_EXTEND) {
575   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
576   MVT PtrVT = TLI.getPointerTy();
577   MVT ValueVT = Val.getValueType();
578   unsigned PartBits = PartVT.getSizeInBits();
579   assert(TLI.isTypeLegal(PartVT) && "Copying to an illegal type!");
580
581   if (!NumParts)
582     return;
583
584   if (!ValueVT.isVector()) {
585     if (PartVT == ValueVT) {
586       assert(NumParts == 1 && "No-op copy with multiple parts!");
587       Parts[0] = Val;
588       return;
589     }
590
591     if (NumParts * PartBits > ValueVT.getSizeInBits()) {
592       // If the parts cover more bits than the value has, promote the value.
593       if (PartVT.isFloatingPoint() && ValueVT.isFloatingPoint()) {
594         assert(NumParts == 1 && "Do not know what to promote to!");
595         Val = DAG.getNode(ISD::FP_EXTEND, dl, PartVT, Val);
596       } else if (PartVT.isInteger() && ValueVT.isInteger()) {
597         ValueVT = MVT::getIntegerVT(NumParts * PartBits);
598         Val = DAG.getNode(ExtendKind, dl, ValueVT, Val);
599       } else {
600         assert(0 && "Unknown mismatch!");
601       }
602     } else if (PartBits == ValueVT.getSizeInBits()) {
603       // Different types of the same size.
604       assert(NumParts == 1 && PartVT != ValueVT);
605       Val = DAG.getNode(ISD::BIT_CONVERT, dl, PartVT, Val);
606     } else if (NumParts * PartBits < ValueVT.getSizeInBits()) {
607       // If the parts cover less bits than value has, truncate the value.
608       if (PartVT.isInteger() && ValueVT.isInteger()) {
609         ValueVT = MVT::getIntegerVT(NumParts * PartBits);
610         Val = DAG.getNode(ISD::TRUNCATE, dl, ValueVT, Val);
611       } else {
612         assert(0 && "Unknown mismatch!");
613       }
614     }
615
616     // The value may have changed - recompute ValueVT.
617     ValueVT = Val.getValueType();
618     assert(NumParts * PartBits == ValueVT.getSizeInBits() &&
619            "Failed to tile the value with PartVT!");
620
621     if (NumParts == 1) {
622       assert(PartVT == ValueVT && "Type conversion failed!");
623       Parts[0] = Val;
624       return;
625     }
626
627     // Expand the value into multiple parts.
628     if (NumParts & (NumParts - 1)) {
629       // The number of parts is not a power of 2.  Split off and copy the tail.
630       assert(PartVT.isInteger() && ValueVT.isInteger() &&
631              "Do not know what to expand to!");
632       unsigned RoundParts = 1 << Log2_32(NumParts);
633       unsigned RoundBits = RoundParts * PartBits;
634       unsigned OddParts = NumParts - RoundParts;
635       SDValue OddVal = DAG.getNode(ISD::SRL, dl, ValueVT, Val,
636                                    DAG.getConstant(RoundBits,
637                                                    TLI.getPointerTy()));
638       getCopyToParts(DAG, dl, OddVal, Parts + RoundParts, OddParts, PartVT);
639       if (TLI.isBigEndian())
640         // The odd parts were reversed by getCopyToParts - unreverse them.
641         std::reverse(Parts + RoundParts, Parts + NumParts);
642       NumParts = RoundParts;
643       ValueVT = MVT::getIntegerVT(NumParts * PartBits);
644       Val = DAG.getNode(ISD::TRUNCATE, dl, ValueVT, Val);
645     }
646
647     // The number of parts is a power of 2.  Repeatedly bisect the value using
648     // EXTRACT_ELEMENT.
649     Parts[0] = DAG.getNode(ISD::BIT_CONVERT, dl,
650                            MVT::getIntegerVT(ValueVT.getSizeInBits()),
651                            Val);
652     for (unsigned StepSize = NumParts; StepSize > 1; StepSize /= 2) {
653       for (unsigned i = 0; i < NumParts; i += StepSize) {
654         unsigned ThisBits = StepSize * PartBits / 2;
655         MVT ThisVT = MVT::getIntegerVT (ThisBits);
656         SDValue &Part0 = Parts[i];
657         SDValue &Part1 = Parts[i+StepSize/2];
658
659         Part1 = DAG.getNode(ISD::EXTRACT_ELEMENT, dl,
660                             ThisVT, Part0,
661                             DAG.getConstant(1, PtrVT));
662         Part0 = DAG.getNode(ISD::EXTRACT_ELEMENT, dl,
663                             ThisVT, Part0,
664                             DAG.getConstant(0, PtrVT));
665
666         if (ThisBits == PartBits && ThisVT != PartVT) {
667           Part0 = DAG.getNode(ISD::BIT_CONVERT, dl,
668                                                 PartVT, Part0);
669           Part1 = DAG.getNode(ISD::BIT_CONVERT, dl,
670                                                 PartVT, Part1);
671         }
672       }
673     }
674
675     if (TLI.isBigEndian())
676       std::reverse(Parts, Parts + NumParts);
677
678     return;
679   }
680
681   // Vector ValueVT.
682   if (NumParts == 1) {
683     if (PartVT != ValueVT) {
684       if (PartVT.isVector()) {
685         Val = DAG.getNode(ISD::BIT_CONVERT, dl, PartVT, Val);
686       } else {
687         assert(ValueVT.getVectorElementType() == PartVT &&
688                ValueVT.getVectorNumElements() == 1 &&
689                "Only trivial vector-to-scalar conversions should get here!");
690         Val = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl,
691                           PartVT, Val,
692                           DAG.getConstant(0, PtrVT));
693       }
694     }
695
696     Parts[0] = Val;
697     return;
698   }
699
700   // Handle a multi-element vector.
701   MVT IntermediateVT, RegisterVT;
702   unsigned NumIntermediates;
703   unsigned NumRegs = TLI
704       .getVectorTypeBreakdown(ValueVT, IntermediateVT, NumIntermediates,
705                               RegisterVT);
706   unsigned NumElements = ValueVT.getVectorNumElements();
707
708   assert(NumRegs == NumParts && "Part count doesn't match vector breakdown!");
709   NumParts = NumRegs; // Silence a compiler warning.
710   assert(RegisterVT == PartVT && "Part type doesn't match vector breakdown!");
711
712   // Split the vector into intermediate operands.
713   SmallVector<SDValue, 8> Ops(NumIntermediates);
714   for (unsigned i = 0; i != NumIntermediates; ++i)
715     if (IntermediateVT.isVector())
716       Ops[i] = DAG.getNode(ISD::EXTRACT_SUBVECTOR, dl,
717                            IntermediateVT, Val,
718                            DAG.getConstant(i * (NumElements / NumIntermediates),
719                                            PtrVT));
720     else
721       Ops[i] = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl,
722                            IntermediateVT, Val,
723                            DAG.getConstant(i, PtrVT));
724
725   // Split the intermediate operands into legal parts.
726   if (NumParts == NumIntermediates) {
727     // If the register was not expanded, promote or copy the value,
728     // as appropriate.
729     for (unsigned i = 0; i != NumParts; ++i)
730       getCopyToParts(DAG, dl, Ops[i], &Parts[i], 1, PartVT);
731   } else if (NumParts > 0) {
732     // If the intermediate type was expanded, split each the value into
733     // legal parts.
734     assert(NumParts % NumIntermediates == 0 &&
735            "Must expand into a divisible number of parts!");
736     unsigned Factor = NumParts / NumIntermediates;
737     for (unsigned i = 0; i != NumIntermediates; ++i)
738       getCopyToParts(DAG, dl, Ops[i], &Parts[i * Factor], Factor, PartVT);
739   }
740 }
741
742
743 void SelectionDAGLowering::init(GCFunctionInfo *gfi, AliasAnalysis &aa) {
744   AA = &aa;
745   GFI = gfi;
746   TD = DAG.getTarget().getTargetData();
747 }
748
749 /// clear - Clear out the curret SelectionDAG and the associated
750 /// state and prepare this SelectionDAGLowering object to be used
751 /// for a new block. This doesn't clear out information about
752 /// additional blocks that are needed to complete switch lowering
753 /// or PHI node updating; that information is cleared out as it is
754 /// consumed.
755 void SelectionDAGLowering::clear() {
756   NodeMap.clear();
757   PendingLoads.clear();
758   PendingExports.clear();
759   DAG.clear();
760   CurDebugLoc = DebugLoc::getUnknownLoc();
761 }
762
763 /// getRoot - Return the current virtual root of the Selection DAG,
764 /// flushing any PendingLoad items. This must be done before emitting
765 /// a store or any other node that may need to be ordered after any
766 /// prior load instructions.
767 ///
768 SDValue SelectionDAGLowering::getRoot() {
769   if (PendingLoads.empty())
770     return DAG.getRoot();
771
772   if (PendingLoads.size() == 1) {
773     SDValue Root = PendingLoads[0];
774     DAG.setRoot(Root);
775     PendingLoads.clear();
776     return Root;
777   }
778
779   // Otherwise, we have to make a token factor node.
780   SDValue Root = DAG.getNode(ISD::TokenFactor, getCurDebugLoc(), MVT::Other,
781                                &PendingLoads[0], PendingLoads.size());
782   PendingLoads.clear();
783   DAG.setRoot(Root);
784   return Root;
785 }
786
787 /// getControlRoot - Similar to getRoot, but instead of flushing all the
788 /// PendingLoad items, flush all the PendingExports items. It is necessary
789 /// to do this before emitting a terminator instruction.
790 ///
791 SDValue SelectionDAGLowering::getControlRoot() {
792   SDValue Root = DAG.getRoot();
793
794   if (PendingExports.empty())
795     return Root;
796
797   // Turn all of the CopyToReg chains into one factored node.
798   if (Root.getOpcode() != ISD::EntryToken) {
799     unsigned i = 0, e = PendingExports.size();
800     for (; i != e; ++i) {
801       assert(PendingExports[i].getNode()->getNumOperands() > 1);
802       if (PendingExports[i].getNode()->getOperand(0) == Root)
803         break;  // Don't add the root if we already indirectly depend on it.
804     }
805
806     if (i == e)
807       PendingExports.push_back(Root);
808   }
809
810   Root = DAG.getNode(ISD::TokenFactor, getCurDebugLoc(), MVT::Other,
811                      &PendingExports[0],
812                      PendingExports.size());
813   PendingExports.clear();
814   DAG.setRoot(Root);
815   return Root;
816 }
817
818 void SelectionDAGLowering::visit(Instruction &I) {
819   visit(I.getOpcode(), I);
820 }
821
822 void SelectionDAGLowering::visit(unsigned Opcode, User &I) {
823   // Note: this doesn't use InstVisitor, because it has to work with
824   // ConstantExpr's in addition to instructions.
825   switch (Opcode) {
826   default: assert(0 && "Unknown instruction type encountered!");
827            abort();
828     // Build the switch statement using the Instruction.def file.
829 #define HANDLE_INST(NUM, OPCODE, CLASS) \
830   case Instruction::OPCODE:return visit##OPCODE((CLASS&)I);
831 #include "llvm/Instruction.def"
832   }
833 }
834
835 void SelectionDAGLowering::visitAdd(User &I) {
836   if (I.getType()->isFPOrFPVector())
837     visitBinary(I, ISD::FADD);
838   else
839     visitBinary(I, ISD::ADD);
840 }
841
842 void SelectionDAGLowering::visitMul(User &I) {
843   if (I.getType()->isFPOrFPVector())
844     visitBinary(I, ISD::FMUL);
845   else
846     visitBinary(I, ISD::MUL);
847 }
848
849 SDValue SelectionDAGLowering::getValue(const Value *V) {
850   SDValue &N = NodeMap[V];
851   if (N.getNode()) return N;
852
853   if (Constant *C = const_cast<Constant*>(dyn_cast<Constant>(V))) {
854     MVT VT = TLI.getValueType(V->getType(), true);
855
856     if (ConstantInt *CI = dyn_cast<ConstantInt>(C))
857       return N = DAG.getConstant(*CI, VT);
858
859     if (GlobalValue *GV = dyn_cast<GlobalValue>(C))
860       return N = DAG.getGlobalAddress(GV, VT);
861
862     if (isa<ConstantPointerNull>(C))
863       return N = DAG.getConstant(0, TLI.getPointerTy());
864
865     if (ConstantFP *CFP = dyn_cast<ConstantFP>(C))
866       return N = DAG.getConstantFP(*CFP, VT);
867
868     if (isa<UndefValue>(C) && !isa<VectorType>(V->getType()) &&
869         !V->getType()->isAggregateType())
870       return N = DAG.getUNDEF(VT);
871
872     if (ConstantExpr *CE = dyn_cast<ConstantExpr>(C)) {
873       visit(CE->getOpcode(), *CE);
874       SDValue N1 = NodeMap[V];
875       assert(N1.getNode() && "visit didn't populate the ValueMap!");
876       return N1;
877     }
878
879     if (isa<ConstantStruct>(C) || isa<ConstantArray>(C)) {
880       SmallVector<SDValue, 4> Constants;
881       for (User::const_op_iterator OI = C->op_begin(), OE = C->op_end();
882            OI != OE; ++OI) {
883         SDNode *Val = getValue(*OI).getNode();
884         for (unsigned i = 0, e = Val->getNumValues(); i != e; ++i)
885           Constants.push_back(SDValue(Val, i));
886       }
887       return DAG.getMergeValues(&Constants[0], Constants.size(),
888                                 getCurDebugLoc());
889     }
890
891     if (isa<StructType>(C->getType()) || isa<ArrayType>(C->getType())) {
892       assert((isa<ConstantAggregateZero>(C) || isa<UndefValue>(C)) &&
893              "Unknown struct or array constant!");
894
895       SmallVector<MVT, 4> ValueVTs;
896       ComputeValueVTs(TLI, C->getType(), ValueVTs);
897       unsigned NumElts = ValueVTs.size();
898       if (NumElts == 0)
899         return SDValue(); // empty struct
900       SmallVector<SDValue, 4> Constants(NumElts);
901       for (unsigned i = 0; i != NumElts; ++i) {
902         MVT EltVT = ValueVTs[i];
903         if (isa<UndefValue>(C))
904           Constants[i] = DAG.getUNDEF(EltVT);
905         else if (EltVT.isFloatingPoint())
906           Constants[i] = DAG.getConstantFP(0, EltVT);
907         else
908           Constants[i] = DAG.getConstant(0, EltVT);
909       }
910       return DAG.getMergeValues(&Constants[0], NumElts, getCurDebugLoc());
911     }
912
913     const VectorType *VecTy = cast<VectorType>(V->getType());
914     unsigned NumElements = VecTy->getNumElements();
915
916     // Now that we know the number and type of the elements, get that number of
917     // elements into the Ops array based on what kind of constant it is.
918     SmallVector<SDValue, 16> Ops;
919     if (ConstantVector *CP = dyn_cast<ConstantVector>(C)) {
920       for (unsigned i = 0; i != NumElements; ++i)
921         Ops.push_back(getValue(CP->getOperand(i)));
922     } else {
923       assert((isa<ConstantAggregateZero>(C) || isa<UndefValue>(C)) &&
924              "Unknown vector constant!");
925       MVT EltVT = TLI.getValueType(VecTy->getElementType());
926
927       SDValue Op;
928       if (isa<UndefValue>(C))
929         Op = DAG.getUNDEF(EltVT);
930       else if (EltVT.isFloatingPoint())
931         Op = DAG.getConstantFP(0, EltVT);
932       else
933         Op = DAG.getConstant(0, EltVT);
934       Ops.assign(NumElements, Op);
935     }
936
937     // Create a BUILD_VECTOR node.
938     return NodeMap[V] = DAG.getBUILD_VECTOR(VT, getCurDebugLoc(),
939                                             &Ops[0], Ops.size());
940   }
941
942   // If this is a static alloca, generate it as the frameindex instead of
943   // computation.
944   if (const AllocaInst *AI = dyn_cast<AllocaInst>(V)) {
945     DenseMap<const AllocaInst*, int>::iterator SI =
946       FuncInfo.StaticAllocaMap.find(AI);
947     if (SI != FuncInfo.StaticAllocaMap.end())
948       return DAG.getFrameIndex(SI->second, TLI.getPointerTy());
949   }
950
951   unsigned InReg = FuncInfo.ValueMap[V];
952   assert(InReg && "Value not in map!");
953
954   RegsForValue RFV(TLI, InReg, V->getType());
955   SDValue Chain = DAG.getEntryNode();
956   return RFV.getCopyFromRegs(DAG, getCurDebugLoc(), Chain, NULL);
957 }
958
959
960 void SelectionDAGLowering::visitRet(ReturnInst &I) {
961   if (I.getNumOperands() == 0) {
962     DAG.setRoot(DAG.getNode(ISD::RET, getCurDebugLoc(),
963                             MVT::Other, getControlRoot()));
964     return;
965   }
966
967   SmallVector<SDValue, 8> NewValues;
968   NewValues.push_back(getControlRoot());
969   for (unsigned i = 0, e = I.getNumOperands(); i != e; ++i) {
970     SmallVector<MVT, 4> ValueVTs;
971     ComputeValueVTs(TLI, I.getOperand(i)->getType(), ValueVTs);
972     unsigned NumValues = ValueVTs.size();
973     if (NumValues == 0) continue;
974
975     SDValue RetOp = getValue(I.getOperand(i));
976     for (unsigned j = 0, f = NumValues; j != f; ++j) {
977       MVT VT = ValueVTs[j];
978
979       // FIXME: C calling convention requires the return type to be promoted to
980       // at least 32-bit. But this is not necessary for non-C calling
981       // conventions.
982       if (VT.isInteger()) {
983         MVT MinVT = TLI.getRegisterType(MVT::i32);
984         if (VT.bitsLT(MinVT))
985           VT = MinVT;
986       }
987
988       unsigned NumParts = TLI.getNumRegisters(VT);
989       MVT PartVT = TLI.getRegisterType(VT);
990       SmallVector<SDValue, 4> Parts(NumParts);
991       ISD::NodeType ExtendKind = ISD::ANY_EXTEND;
992
993       const Function *F = I.getParent()->getParent();
994       if (F->paramHasAttr(0, Attribute::SExt))
995         ExtendKind = ISD::SIGN_EXTEND;
996       else if (F->paramHasAttr(0, Attribute::ZExt))
997         ExtendKind = ISD::ZERO_EXTEND;
998
999       getCopyToParts(DAG, getCurDebugLoc(),
1000                      SDValue(RetOp.getNode(), RetOp.getResNo() + j),
1001                      &Parts[0], NumParts, PartVT, ExtendKind);
1002
1003       // 'inreg' on function refers to return value
1004       ISD::ArgFlagsTy Flags = ISD::ArgFlagsTy();
1005       if (F->paramHasAttr(0, Attribute::InReg))
1006         Flags.setInReg();
1007       for (unsigned i = 0; i < NumParts; ++i) {
1008         NewValues.push_back(Parts[i]);
1009         NewValues.push_back(DAG.getArgFlags(Flags));
1010       }
1011     }
1012   }
1013   DAG.setRoot(DAG.getNode(ISD::RET, getCurDebugLoc(), MVT::Other,
1014                           &NewValues[0], NewValues.size()));
1015 }
1016
1017 /// ExportFromCurrentBlock - If this condition isn't known to be exported from
1018 /// the current basic block, add it to ValueMap now so that we'll get a
1019 /// CopyTo/FromReg.
1020 void SelectionDAGLowering::ExportFromCurrentBlock(Value *V) {
1021   // No need to export constants.
1022   if (!isa<Instruction>(V) && !isa<Argument>(V)) return;
1023
1024   // Already exported?
1025   if (FuncInfo.isExportedInst(V)) return;
1026
1027   unsigned Reg = FuncInfo.InitializeRegForValue(V);
1028   CopyValueToVirtualRegister(V, Reg);
1029 }
1030
1031 bool SelectionDAGLowering::isExportableFromCurrentBlock(Value *V,
1032                                                     const BasicBlock *FromBB) {
1033   // The operands of the setcc have to be in this block.  We don't know
1034   // how to export them from some other block.
1035   if (Instruction *VI = dyn_cast<Instruction>(V)) {
1036     // Can export from current BB.
1037     if (VI->getParent() == FromBB)
1038       return true;
1039
1040     // Is already exported, noop.
1041     return FuncInfo.isExportedInst(V);
1042   }
1043
1044   // If this is an argument, we can export it if the BB is the entry block or
1045   // if it is already exported.
1046   if (isa<Argument>(V)) {
1047     if (FromBB == &FromBB->getParent()->getEntryBlock())
1048       return true;
1049
1050     // Otherwise, can only export this if it is already exported.
1051     return FuncInfo.isExportedInst(V);
1052   }
1053
1054   // Otherwise, constants can always be exported.
1055   return true;
1056 }
1057
1058 static bool InBlock(const Value *V, const BasicBlock *BB) {
1059   if (const Instruction *I = dyn_cast<Instruction>(V))
1060     return I->getParent() == BB;
1061   return true;
1062 }
1063
1064 /// getFCmpCondCode - Return the ISD condition code corresponding to
1065 /// the given LLVM IR floating-point condition code.  This includes
1066 /// consideration of global floating-point math flags.
1067 ///
1068 static ISD::CondCode getFCmpCondCode(FCmpInst::Predicate Pred) {
1069   ISD::CondCode FPC, FOC;
1070   switch (Pred) {
1071   case FCmpInst::FCMP_FALSE: FOC = FPC = ISD::SETFALSE; break;
1072   case FCmpInst::FCMP_OEQ:   FOC = ISD::SETEQ; FPC = ISD::SETOEQ; break;
1073   case FCmpInst::FCMP_OGT:   FOC = ISD::SETGT; FPC = ISD::SETOGT; break;
1074   case FCmpInst::FCMP_OGE:   FOC = ISD::SETGE; FPC = ISD::SETOGE; break;
1075   case FCmpInst::FCMP_OLT:   FOC = ISD::SETLT; FPC = ISD::SETOLT; break;
1076   case FCmpInst::FCMP_OLE:   FOC = ISD::SETLE; FPC = ISD::SETOLE; break;
1077   case FCmpInst::FCMP_ONE:   FOC = ISD::SETNE; FPC = ISD::SETONE; break;
1078   case FCmpInst::FCMP_ORD:   FOC = FPC = ISD::SETO;   break;
1079   case FCmpInst::FCMP_UNO:   FOC = FPC = ISD::SETUO;  break;
1080   case FCmpInst::FCMP_UEQ:   FOC = ISD::SETEQ; FPC = ISD::SETUEQ; break;
1081   case FCmpInst::FCMP_UGT:   FOC = ISD::SETGT; FPC = ISD::SETUGT; break;
1082   case FCmpInst::FCMP_UGE:   FOC = ISD::SETGE; FPC = ISD::SETUGE; break;
1083   case FCmpInst::FCMP_ULT:   FOC = ISD::SETLT; FPC = ISD::SETULT; break;
1084   case FCmpInst::FCMP_ULE:   FOC = ISD::SETLE; FPC = ISD::SETULE; break;
1085   case FCmpInst::FCMP_UNE:   FOC = ISD::SETNE; FPC = ISD::SETUNE; break;
1086   case FCmpInst::FCMP_TRUE:  FOC = FPC = ISD::SETTRUE; break;
1087   default:
1088     assert(0 && "Invalid FCmp predicate opcode!");
1089     FOC = FPC = ISD::SETFALSE;
1090     break;
1091   }
1092   if (FiniteOnlyFPMath())
1093     return FOC;
1094   else
1095     return FPC;
1096 }
1097
1098 /// getICmpCondCode - Return the ISD condition code corresponding to
1099 /// the given LLVM IR integer condition code.
1100 ///
1101 static ISD::CondCode getICmpCondCode(ICmpInst::Predicate Pred) {
1102   switch (Pred) {
1103   case ICmpInst::ICMP_EQ:  return ISD::SETEQ;
1104   case ICmpInst::ICMP_NE:  return ISD::SETNE;
1105   case ICmpInst::ICMP_SLE: return ISD::SETLE;
1106   case ICmpInst::ICMP_ULE: return ISD::SETULE;
1107   case ICmpInst::ICMP_SGE: return ISD::SETGE;
1108   case ICmpInst::ICMP_UGE: return ISD::SETUGE;
1109   case ICmpInst::ICMP_SLT: return ISD::SETLT;
1110   case ICmpInst::ICMP_ULT: return ISD::SETULT;
1111   case ICmpInst::ICMP_SGT: return ISD::SETGT;
1112   case ICmpInst::ICMP_UGT: return ISD::SETUGT;
1113   default:
1114     assert(0 && "Invalid ICmp predicate opcode!");
1115     return ISD::SETNE;
1116   }
1117 }
1118
1119 /// EmitBranchForMergedCondition - Helper method for FindMergedConditions.
1120 /// This function emits a branch and is used at the leaves of an OR or an
1121 /// AND operator tree.
1122 ///
1123 void
1124 SelectionDAGLowering::EmitBranchForMergedCondition(Value *Cond,
1125                                                    MachineBasicBlock *TBB,
1126                                                    MachineBasicBlock *FBB,
1127                                                    MachineBasicBlock *CurBB) {
1128   const BasicBlock *BB = CurBB->getBasicBlock();
1129
1130   // If the leaf of the tree is a comparison, merge the condition into
1131   // the caseblock.
1132   if (CmpInst *BOp = dyn_cast<CmpInst>(Cond)) {
1133     // The operands of the cmp have to be in this block.  We don't know
1134     // how to export them from some other block.  If this is the first block
1135     // of the sequence, no exporting is needed.
1136     if (CurBB == CurMBB ||
1137         (isExportableFromCurrentBlock(BOp->getOperand(0), BB) &&
1138          isExportableFromCurrentBlock(BOp->getOperand(1), BB))) {
1139       ISD::CondCode Condition;
1140       if (ICmpInst *IC = dyn_cast<ICmpInst>(Cond)) {
1141         Condition = getICmpCondCode(IC->getPredicate());
1142       } else if (FCmpInst *FC = dyn_cast<FCmpInst>(Cond)) {
1143         Condition = getFCmpCondCode(FC->getPredicate());
1144       } else {
1145         Condition = ISD::SETEQ; // silence warning.
1146         assert(0 && "Unknown compare instruction");
1147       }
1148
1149       CaseBlock CB(Condition, BOp->getOperand(0),
1150                    BOp->getOperand(1), NULL, TBB, FBB, CurBB);
1151       SwitchCases.push_back(CB);
1152       return;
1153     }
1154   }
1155
1156   // Create a CaseBlock record representing this branch.
1157   CaseBlock CB(ISD::SETEQ, Cond, ConstantInt::getTrue(),
1158                NULL, TBB, FBB, CurBB);
1159   SwitchCases.push_back(CB);
1160 }
1161
1162 /// FindMergedConditions - If Cond is an expression like
1163 void SelectionDAGLowering::FindMergedConditions(Value *Cond,
1164                                                 MachineBasicBlock *TBB,
1165                                                 MachineBasicBlock *FBB,
1166                                                 MachineBasicBlock *CurBB,
1167                                                 unsigned Opc) {
1168   // If this node is not part of the or/and tree, emit it as a branch.
1169   Instruction *BOp = dyn_cast<Instruction>(Cond);
1170   if (!BOp || !(isa<BinaryOperator>(BOp) || isa<CmpInst>(BOp)) ||
1171       (unsigned)BOp->getOpcode() != Opc || !BOp->hasOneUse() ||
1172       BOp->getParent() != CurBB->getBasicBlock() ||
1173       !InBlock(BOp->getOperand(0), CurBB->getBasicBlock()) ||
1174       !InBlock(BOp->getOperand(1), CurBB->getBasicBlock())) {
1175     EmitBranchForMergedCondition(Cond, TBB, FBB, CurBB);
1176     return;
1177   }
1178
1179   //  Create TmpBB after CurBB.
1180   MachineFunction::iterator BBI = CurBB;
1181   MachineFunction &MF = DAG.getMachineFunction();
1182   MachineBasicBlock *TmpBB = MF.CreateMachineBasicBlock(CurBB->getBasicBlock());
1183   CurBB->getParent()->insert(++BBI, TmpBB);
1184
1185   if (Opc == Instruction::Or) {
1186     // Codegen X | Y as:
1187     //   jmp_if_X TBB
1188     //   jmp TmpBB
1189     // TmpBB:
1190     //   jmp_if_Y TBB
1191     //   jmp FBB
1192     //
1193
1194     // Emit the LHS condition.
1195     FindMergedConditions(BOp->getOperand(0), TBB, TmpBB, CurBB, Opc);
1196
1197     // Emit the RHS condition into TmpBB.
1198     FindMergedConditions(BOp->getOperand(1), TBB, FBB, TmpBB, Opc);
1199   } else {
1200     assert(Opc == Instruction::And && "Unknown merge op!");
1201     // Codegen X & Y as:
1202     //   jmp_if_X TmpBB
1203     //   jmp FBB
1204     // TmpBB:
1205     //   jmp_if_Y TBB
1206     //   jmp FBB
1207     //
1208     //  This requires creation of TmpBB after CurBB.
1209
1210     // Emit the LHS condition.
1211     FindMergedConditions(BOp->getOperand(0), TmpBB, FBB, CurBB, Opc);
1212
1213     // Emit the RHS condition into TmpBB.
1214     FindMergedConditions(BOp->getOperand(1), TBB, FBB, TmpBB, Opc);
1215   }
1216 }
1217
1218 /// If the set of cases should be emitted as a series of branches, return true.
1219 /// If we should emit this as a bunch of and/or'd together conditions, return
1220 /// false.
1221 bool
1222 SelectionDAGLowering::ShouldEmitAsBranches(const std::vector<CaseBlock> &Cases){
1223   if (Cases.size() != 2) return true;
1224
1225   // If this is two comparisons of the same values or'd or and'd together, they
1226   // will get folded into a single comparison, so don't emit two blocks.
1227   if ((Cases[0].CmpLHS == Cases[1].CmpLHS &&
1228        Cases[0].CmpRHS == Cases[1].CmpRHS) ||
1229       (Cases[0].CmpRHS == Cases[1].CmpLHS &&
1230        Cases[0].CmpLHS == Cases[1].CmpRHS)) {
1231     return false;
1232   }
1233
1234   return true;
1235 }
1236
1237 void SelectionDAGLowering::visitBr(BranchInst &I) {
1238   // Update machine-CFG edges.
1239   MachineBasicBlock *Succ0MBB = FuncInfo.MBBMap[I.getSuccessor(0)];
1240
1241   // Figure out which block is immediately after the current one.
1242   MachineBasicBlock *NextBlock = 0;
1243   MachineFunction::iterator BBI = CurMBB;
1244   if (++BBI != CurMBB->getParent()->end())
1245     NextBlock = BBI;
1246
1247   if (I.isUnconditional()) {
1248     // Update machine-CFG edges.
1249     CurMBB->addSuccessor(Succ0MBB);
1250
1251     // If this is not a fall-through branch, emit the branch.
1252     if (Succ0MBB != NextBlock)
1253       DAG.setRoot(DAG.getNode(ISD::BR, getCurDebugLoc(),
1254                               MVT::Other, getControlRoot(),
1255                               DAG.getBasicBlock(Succ0MBB)));
1256     return;
1257   }
1258
1259   // If this condition is one of the special cases we handle, do special stuff
1260   // now.
1261   Value *CondVal = I.getCondition();
1262   MachineBasicBlock *Succ1MBB = FuncInfo.MBBMap[I.getSuccessor(1)];
1263
1264   // If this is a series of conditions that are or'd or and'd together, emit
1265   // this as a sequence of branches instead of setcc's with and/or operations.
1266   // For example, instead of something like:
1267   //     cmp A, B
1268   //     C = seteq
1269   //     cmp D, E
1270   //     F = setle
1271   //     or C, F
1272   //     jnz foo
1273   // Emit:
1274   //     cmp A, B
1275   //     je foo
1276   //     cmp D, E
1277   //     jle foo
1278   //
1279   if (BinaryOperator *BOp = dyn_cast<BinaryOperator>(CondVal)) {
1280     if (BOp->hasOneUse() &&
1281         (BOp->getOpcode() == Instruction::And ||
1282          BOp->getOpcode() == Instruction::Or)) {
1283       FindMergedConditions(BOp, Succ0MBB, Succ1MBB, CurMBB, BOp->getOpcode());
1284       // If the compares in later blocks need to use values not currently
1285       // exported from this block, export them now.  This block should always
1286       // be the first entry.
1287       assert(SwitchCases[0].ThisBB == CurMBB && "Unexpected lowering!");
1288
1289       // Allow some cases to be rejected.
1290       if (ShouldEmitAsBranches(SwitchCases)) {
1291         for (unsigned i = 1, e = SwitchCases.size(); i != e; ++i) {
1292           ExportFromCurrentBlock(SwitchCases[i].CmpLHS);
1293           ExportFromCurrentBlock(SwitchCases[i].CmpRHS);
1294         }
1295
1296         // Emit the branch for this block.
1297         visitSwitchCase(SwitchCases[0]);
1298         SwitchCases.erase(SwitchCases.begin());
1299         return;
1300       }
1301
1302       // Okay, we decided not to do this, remove any inserted MBB's and clear
1303       // SwitchCases.
1304       for (unsigned i = 1, e = SwitchCases.size(); i != e; ++i)
1305         CurMBB->getParent()->erase(SwitchCases[i].ThisBB);
1306
1307       SwitchCases.clear();
1308     }
1309   }
1310
1311   // Create a CaseBlock record representing this branch.
1312   CaseBlock CB(ISD::SETEQ, CondVal, ConstantInt::getTrue(),
1313                NULL, Succ0MBB, Succ1MBB, CurMBB);
1314   // Use visitSwitchCase to actually insert the fast branch sequence for this
1315   // cond branch.
1316   visitSwitchCase(CB);
1317 }
1318
1319 /// visitSwitchCase - Emits the necessary code to represent a single node in
1320 /// the binary search tree resulting from lowering a switch instruction.
1321 void SelectionDAGLowering::visitSwitchCase(CaseBlock &CB) {
1322   SDValue Cond;
1323   SDValue CondLHS = getValue(CB.CmpLHS);
1324   DebugLoc dl = getCurDebugLoc();
1325
1326   // Build the setcc now.
1327   if (CB.CmpMHS == NULL) {
1328     // Fold "(X == true)" to X and "(X == false)" to !X to
1329     // handle common cases produced by branch lowering.
1330     if (CB.CmpRHS == ConstantInt::getTrue() && CB.CC == ISD::SETEQ)
1331       Cond = CondLHS;
1332     else if (CB.CmpRHS == ConstantInt::getFalse() && CB.CC == ISD::SETEQ) {
1333       SDValue True = DAG.getConstant(1, CondLHS.getValueType());
1334       Cond = DAG.getNode(ISD::XOR, dl, CondLHS.getValueType(), CondLHS, True);
1335     } else
1336       Cond = DAG.getSetCC(dl, MVT::i1, CondLHS, getValue(CB.CmpRHS), CB.CC);
1337   } else {
1338     assert(CB.CC == ISD::SETLE && "Can handle only LE ranges now");
1339
1340     const APInt& Low = cast<ConstantInt>(CB.CmpLHS)->getValue();
1341     const APInt& High  = cast<ConstantInt>(CB.CmpRHS)->getValue();
1342
1343     SDValue CmpOp = getValue(CB.CmpMHS);
1344     MVT VT = CmpOp.getValueType();
1345
1346     if (cast<ConstantInt>(CB.CmpLHS)->isMinValue(true)) {
1347       Cond = DAG.getSetCC(dl, MVT::i1, CmpOp, DAG.getConstant(High, VT),
1348                           ISD::SETLE);
1349     } else {
1350       SDValue SUB = DAG.getNode(ISD::SUB, dl,
1351                                 VT, CmpOp, DAG.getConstant(Low, VT));
1352       Cond = DAG.getSetCC(dl, MVT::i1, SUB,
1353                           DAG.getConstant(High-Low, VT), ISD::SETULE);
1354     }
1355   }
1356
1357   // Update successor info
1358   CurMBB->addSuccessor(CB.TrueBB);
1359   CurMBB->addSuccessor(CB.FalseBB);
1360
1361   // Set NextBlock to be the MBB immediately after the current one, if any.
1362   // This is used to avoid emitting unnecessary branches to the next block.
1363   MachineBasicBlock *NextBlock = 0;
1364   MachineFunction::iterator BBI = CurMBB;
1365   if (++BBI != CurMBB->getParent()->end())
1366     NextBlock = BBI;
1367
1368   // If the lhs block is the next block, invert the condition so that we can
1369   // fall through to the lhs instead of the rhs block.
1370   if (CB.TrueBB == NextBlock) {
1371     std::swap(CB.TrueBB, CB.FalseBB);
1372     SDValue True = DAG.getConstant(1, Cond.getValueType());
1373     Cond = DAG.getNode(ISD::XOR, dl, Cond.getValueType(), Cond, True);
1374   }
1375   SDValue BrCond = DAG.getNode(ISD::BRCOND, dl,
1376                                MVT::Other, getControlRoot(), Cond,
1377                                DAG.getBasicBlock(CB.TrueBB));
1378
1379   // If the branch was constant folded, fix up the CFG.
1380   if (BrCond.getOpcode() == ISD::BR) {
1381     CurMBB->removeSuccessor(CB.FalseBB);
1382     DAG.setRoot(BrCond);
1383   } else {
1384     // Otherwise, go ahead and insert the false branch.
1385     if (BrCond == getControlRoot())
1386       CurMBB->removeSuccessor(CB.TrueBB);
1387
1388     if (CB.FalseBB == NextBlock)
1389       DAG.setRoot(BrCond);
1390     else
1391       DAG.setRoot(DAG.getNode(ISD::BR, dl, MVT::Other, BrCond,
1392                               DAG.getBasicBlock(CB.FalseBB)));
1393   }
1394 }
1395
1396 /// visitJumpTable - Emit JumpTable node in the current MBB
1397 void SelectionDAGLowering::visitJumpTable(JumpTable &JT) {
1398   // Emit the code for the jump table
1399   assert(JT.Reg != -1U && "Should lower JT Header first!");
1400   MVT PTy = TLI.getPointerTy();
1401   SDValue Index = DAG.getCopyFromReg(getControlRoot(), getCurDebugLoc(),
1402                                      JT.Reg, PTy);
1403   SDValue Table = DAG.getJumpTable(JT.JTI, PTy);
1404   DAG.setRoot(DAG.getNode(ISD::BR_JT, getCurDebugLoc(),
1405                           MVT::Other, Index.getValue(1),
1406                           Table, Index));
1407 }
1408
1409 /// visitJumpTableHeader - This function emits necessary code to produce index
1410 /// in the JumpTable from switch case.
1411 void SelectionDAGLowering::visitJumpTableHeader(JumpTable &JT,
1412                                                 JumpTableHeader &JTH) {
1413   // Subtract the lowest switch case value from the value being switched on and
1414   // conditional branch to default mbb if the result is greater than the
1415   // difference between smallest and largest cases.
1416   SDValue SwitchOp = getValue(JTH.SValue);
1417   MVT VT = SwitchOp.getValueType();
1418   SDValue SUB = DAG.getNode(ISD::SUB, getCurDebugLoc(), VT, SwitchOp,
1419                             DAG.getConstant(JTH.First, VT));
1420
1421   // The SDNode we just created, which holds the value being switched on minus
1422   // the the smallest case value, needs to be copied to a virtual register so it
1423   // can be used as an index into the jump table in a subsequent basic block.
1424   // This value may be smaller or larger than the target's pointer type, and
1425   // therefore require extension or truncating.
1426   if (VT.bitsGT(TLI.getPointerTy()))
1427     SwitchOp = DAG.getNode(ISD::TRUNCATE, getCurDebugLoc(),
1428                            TLI.getPointerTy(), SUB);
1429   else
1430     SwitchOp = DAG.getNode(ISD::ZERO_EXTEND, getCurDebugLoc(),
1431                            TLI.getPointerTy(), SUB);
1432
1433   unsigned JumpTableReg = FuncInfo.MakeReg(TLI.getPointerTy());
1434   SDValue CopyTo = DAG.getCopyToReg(getControlRoot(), getCurDebugLoc(),
1435                                     JumpTableReg, SwitchOp);
1436   JT.Reg = JumpTableReg;
1437
1438   // Emit the range check for the jump table, and branch to the default block
1439   // for the switch statement if the value being switched on exceeds the largest
1440   // case in the switch.
1441   SDValue CMP = DAG.getSetCC(getCurDebugLoc(),
1442                              TLI.getSetCCResultType(SUB.getValueType()), SUB,
1443                              DAG.getConstant(JTH.Last-JTH.First,VT),
1444                              ISD::SETUGT);
1445
1446   // Set NextBlock to be the MBB immediately after the current one, if any.
1447   // This is used to avoid emitting unnecessary branches to the next block.
1448   MachineBasicBlock *NextBlock = 0;
1449   MachineFunction::iterator BBI = CurMBB;
1450   if (++BBI != CurMBB->getParent()->end())
1451     NextBlock = BBI;
1452
1453   SDValue BrCond = DAG.getNode(ISD::BRCOND, getCurDebugLoc(),
1454                                MVT::Other, CopyTo, CMP,
1455                                DAG.getBasicBlock(JT.Default));
1456
1457   if (JT.MBB == NextBlock)
1458     DAG.setRoot(BrCond);
1459   else
1460     DAG.setRoot(DAG.getNode(ISD::BR, getCurDebugLoc(), MVT::Other, BrCond,
1461                             DAG.getBasicBlock(JT.MBB)));
1462 }
1463
1464 /// visitBitTestHeader - This function emits necessary code to produce value
1465 /// suitable for "bit tests"
1466 void SelectionDAGLowering::visitBitTestHeader(BitTestBlock &B) {
1467   // Subtract the minimum value
1468   SDValue SwitchOp = getValue(B.SValue);
1469   MVT VT = SwitchOp.getValueType();
1470   SDValue SUB = DAG.getNode(ISD::SUB, getCurDebugLoc(), VT, SwitchOp,
1471                             DAG.getConstant(B.First, VT));
1472
1473   // Check range
1474   SDValue RangeCmp = DAG.getSetCC(getCurDebugLoc(),
1475                                   TLI.getSetCCResultType(SUB.getValueType()),
1476                                   SUB, DAG.getConstant(B.Range, VT),
1477                                   ISD::SETUGT);
1478
1479   SDValue ShiftOp;
1480   if (VT.bitsGT(TLI.getPointerTy()))
1481     ShiftOp = DAG.getNode(ISD::TRUNCATE, getCurDebugLoc(),
1482                           TLI.getPointerTy(), SUB);
1483   else
1484     ShiftOp = DAG.getNode(ISD::ZERO_EXTEND, getCurDebugLoc(),
1485                           TLI.getPointerTy(), SUB);
1486
1487   B.Reg = FuncInfo.MakeReg(TLI.getPointerTy());
1488   SDValue CopyTo = DAG.getCopyToReg(getControlRoot(), getCurDebugLoc(),
1489                                     B.Reg, ShiftOp);
1490
1491   // Set NextBlock to be the MBB immediately after the current one, if any.
1492   // This is used to avoid emitting unnecessary branches to the next block.
1493   MachineBasicBlock *NextBlock = 0;
1494   MachineFunction::iterator BBI = CurMBB;
1495   if (++BBI != CurMBB->getParent()->end())
1496     NextBlock = BBI;
1497
1498   MachineBasicBlock* MBB = B.Cases[0].ThisBB;
1499
1500   CurMBB->addSuccessor(B.Default);
1501   CurMBB->addSuccessor(MBB);
1502
1503   SDValue BrRange = DAG.getNode(ISD::BRCOND, getCurDebugLoc(),
1504                                 MVT::Other, CopyTo, RangeCmp,
1505                                 DAG.getBasicBlock(B.Default));
1506
1507   if (MBB == NextBlock)
1508     DAG.setRoot(BrRange);
1509   else
1510     DAG.setRoot(DAG.getNode(ISD::BR, getCurDebugLoc(), MVT::Other, CopyTo,
1511                             DAG.getBasicBlock(MBB)));
1512 }
1513
1514 /// visitBitTestCase - this function produces one "bit test"
1515 void SelectionDAGLowering::visitBitTestCase(MachineBasicBlock* NextMBB,
1516                                             unsigned Reg,
1517                                             BitTestCase &B) {
1518   // Make desired shift
1519   SDValue ShiftOp = DAG.getCopyFromReg(getControlRoot(), getCurDebugLoc(), Reg,
1520                                        TLI.getPointerTy());
1521   SDValue SwitchVal = DAG.getNode(ISD::SHL, getCurDebugLoc(),
1522                                   TLI.getPointerTy(),
1523                                   DAG.getConstant(1, TLI.getPointerTy()),
1524                                   ShiftOp);
1525
1526   // Emit bit tests and jumps
1527   SDValue AndOp = DAG.getNode(ISD::AND, getCurDebugLoc(),
1528                               TLI.getPointerTy(), SwitchVal,
1529                               DAG.getConstant(B.Mask, TLI.getPointerTy()));
1530   SDValue AndCmp = DAG.getSetCC(getCurDebugLoc(),
1531                                 TLI.getSetCCResultType(AndOp.getValueType()),
1532                                 AndOp, DAG.getConstant(0, TLI.getPointerTy()),
1533                                 ISD::SETNE);
1534
1535   CurMBB->addSuccessor(B.TargetBB);
1536   CurMBB->addSuccessor(NextMBB);
1537
1538   SDValue BrAnd = DAG.getNode(ISD::BRCOND, getCurDebugLoc(),
1539                               MVT::Other, getControlRoot(),
1540                               AndCmp, DAG.getBasicBlock(B.TargetBB));
1541
1542   // Set NextBlock to be the MBB immediately after the current one, if any.
1543   // This is used to avoid emitting unnecessary branches to the next block.
1544   MachineBasicBlock *NextBlock = 0;
1545   MachineFunction::iterator BBI = CurMBB;
1546   if (++BBI != CurMBB->getParent()->end())
1547     NextBlock = BBI;
1548
1549   if (NextMBB == NextBlock)
1550     DAG.setRoot(BrAnd);
1551   else
1552     DAG.setRoot(DAG.getNode(ISD::BR, getCurDebugLoc(), MVT::Other, BrAnd,
1553                             DAG.getBasicBlock(NextMBB)));
1554 }
1555
1556 void SelectionDAGLowering::visitInvoke(InvokeInst &I) {
1557   // Retrieve successors.
1558   MachineBasicBlock *Return = FuncInfo.MBBMap[I.getSuccessor(0)];
1559   MachineBasicBlock *LandingPad = FuncInfo.MBBMap[I.getSuccessor(1)];
1560
1561   const Value *Callee(I.getCalledValue());
1562   if (isa<InlineAsm>(Callee))
1563     visitInlineAsm(&I);
1564   else
1565     LowerCallTo(&I, getValue(Callee), false, LandingPad);
1566
1567   // If the value of the invoke is used outside of its defining block, make it
1568   // available as a virtual register.
1569   if (!I.use_empty()) {
1570     DenseMap<const Value*, unsigned>::iterator VMI = FuncInfo.ValueMap.find(&I);
1571     if (VMI != FuncInfo.ValueMap.end())
1572       CopyValueToVirtualRegister(&I, VMI->second);
1573   }
1574
1575   // Update successor info
1576   CurMBB->addSuccessor(Return);
1577   CurMBB->addSuccessor(LandingPad);
1578
1579   // Drop into normal successor.
1580   DAG.setRoot(DAG.getNode(ISD::BR, getCurDebugLoc(),
1581                           MVT::Other, getControlRoot(),
1582                           DAG.getBasicBlock(Return)));
1583 }
1584
1585 void SelectionDAGLowering::visitUnwind(UnwindInst &I) {
1586 }
1587
1588 /// handleSmallSwitchCaseRange - Emit a series of specific tests (suitable for
1589 /// small case ranges).
1590 bool SelectionDAGLowering::handleSmallSwitchRange(CaseRec& CR,
1591                                                   CaseRecVector& WorkList,
1592                                                   Value* SV,
1593                                                   MachineBasicBlock* Default) {
1594   Case& BackCase  = *(CR.Range.second-1);
1595
1596   // Size is the number of Cases represented by this range.
1597   size_t Size = CR.Range.second - CR.Range.first;
1598   if (Size > 3)
1599     return false;
1600
1601   // Get the MachineFunction which holds the current MBB.  This is used when
1602   // inserting any additional MBBs necessary to represent the switch.
1603   MachineFunction *CurMF = CurMBB->getParent();
1604
1605   // Figure out which block is immediately after the current one.
1606   MachineBasicBlock *NextBlock = 0;
1607   MachineFunction::iterator BBI = CR.CaseBB;
1608
1609   if (++BBI != CurMBB->getParent()->end())
1610     NextBlock = BBI;
1611
1612   // TODO: If any two of the cases has the same destination, and if one value
1613   // is the same as the other, but has one bit unset that the other has set,
1614   // use bit manipulation to do two compares at once.  For example:
1615   // "if (X == 6 || X == 4)" -> "if ((X|2) == 6)"
1616
1617   // Rearrange the case blocks so that the last one falls through if possible.
1618   if (NextBlock && Default != NextBlock && BackCase.BB != NextBlock) {
1619     // The last case block won't fall through into 'NextBlock' if we emit the
1620     // branches in this order.  See if rearranging a case value would help.
1621     for (CaseItr I = CR.Range.first, E = CR.Range.second-1; I != E; ++I) {
1622       if (I->BB == NextBlock) {
1623         std::swap(*I, BackCase);
1624         break;
1625       }
1626     }
1627   }
1628
1629   // Create a CaseBlock record representing a conditional branch to
1630   // the Case's target mbb if the value being switched on SV is equal
1631   // to C.
1632   MachineBasicBlock *CurBlock = CR.CaseBB;
1633   for (CaseItr I = CR.Range.first, E = CR.Range.second; I != E; ++I) {
1634     MachineBasicBlock *FallThrough;
1635     if (I != E-1) {
1636       FallThrough = CurMF->CreateMachineBasicBlock(CurBlock->getBasicBlock());
1637       CurMF->insert(BBI, FallThrough);
1638     } else {
1639       // If the last case doesn't match, go to the default block.
1640       FallThrough = Default;
1641     }
1642
1643     Value *RHS, *LHS, *MHS;
1644     ISD::CondCode CC;
1645     if (I->High == I->Low) {
1646       // This is just small small case range :) containing exactly 1 case
1647       CC = ISD::SETEQ;
1648       LHS = SV; RHS = I->High; MHS = NULL;
1649     } else {
1650       CC = ISD::SETLE;
1651       LHS = I->Low; MHS = SV; RHS = I->High;
1652     }
1653     CaseBlock CB(CC, LHS, RHS, MHS, I->BB, FallThrough, CurBlock);
1654
1655     // If emitting the first comparison, just call visitSwitchCase to emit the
1656     // code into the current block.  Otherwise, push the CaseBlock onto the
1657     // vector to be later processed by SDISel, and insert the node's MBB
1658     // before the next MBB.
1659     if (CurBlock == CurMBB)
1660       visitSwitchCase(CB);
1661     else
1662       SwitchCases.push_back(CB);
1663
1664     CurBlock = FallThrough;
1665   }
1666
1667   return true;
1668 }
1669
1670 static inline bool areJTsAllowed(const TargetLowering &TLI) {
1671   return !DisableJumpTables &&
1672           (TLI.isOperationLegalOrCustom(ISD::BR_JT, MVT::Other) ||
1673            TLI.isOperationLegalOrCustom(ISD::BRIND, MVT::Other));
1674 }
1675
1676 static APInt ComputeRange(const APInt &First, const APInt &Last) {
1677   APInt LastExt(Last), FirstExt(First);
1678   uint32_t BitWidth = std::max(Last.getBitWidth(), First.getBitWidth()) + 1;
1679   LastExt.sext(BitWidth); FirstExt.sext(BitWidth);
1680   return (LastExt - FirstExt + 1ULL);
1681 }
1682
1683 /// handleJTSwitchCase - Emit jumptable for current switch case range
1684 bool SelectionDAGLowering::handleJTSwitchCase(CaseRec& CR,
1685                                               CaseRecVector& WorkList,
1686                                               Value* SV,
1687                                               MachineBasicBlock* Default) {
1688   Case& FrontCase = *CR.Range.first;
1689   Case& BackCase  = *(CR.Range.second-1);
1690
1691   const APInt& First = cast<ConstantInt>(FrontCase.Low)->getValue();
1692   const APInt& Last  = cast<ConstantInt>(BackCase.High)->getValue();
1693
1694   size_t TSize = 0;
1695   for (CaseItr I = CR.Range.first, E = CR.Range.second;
1696        I!=E; ++I)
1697     TSize += I->size();
1698
1699   if (!areJTsAllowed(TLI) || TSize <= 3)
1700     return false;
1701
1702   APInt Range = ComputeRange(First, Last);
1703   double Density = (double)TSize / Range.roundToDouble();
1704   if (Density < 0.4)
1705     return false;
1706
1707   DEBUG(errs() << "Lowering jump table\n"
1708                << "First entry: " << First << ". Last entry: " << Last << '\n'
1709                << "Range: " << Range
1710                << "Size: " << TSize << ". Density: " << Density << "\n\n");
1711
1712   // Get the MachineFunction which holds the current MBB.  This is used when
1713   // inserting any additional MBBs necessary to represent the switch.
1714   MachineFunction *CurMF = CurMBB->getParent();
1715
1716   // Figure out which block is immediately after the current one.
1717   MachineBasicBlock *NextBlock = 0;
1718   MachineFunction::iterator BBI = CR.CaseBB;
1719
1720   if (++BBI != CurMBB->getParent()->end())
1721     NextBlock = BBI;
1722
1723   const BasicBlock *LLVMBB = CR.CaseBB->getBasicBlock();
1724
1725   // Create a new basic block to hold the code for loading the address
1726   // of the jump table, and jumping to it.  Update successor information;
1727   // we will either branch to the default case for the switch, or the jump
1728   // table.
1729   MachineBasicBlock *JumpTableBB = CurMF->CreateMachineBasicBlock(LLVMBB);
1730   CurMF->insert(BBI, JumpTableBB);
1731   CR.CaseBB->addSuccessor(Default);
1732   CR.CaseBB->addSuccessor(JumpTableBB);
1733
1734   // Build a vector of destination BBs, corresponding to each target
1735   // of the jump table. If the value of the jump table slot corresponds to
1736   // a case statement, push the case's BB onto the vector, otherwise, push
1737   // the default BB.
1738   std::vector<MachineBasicBlock*> DestBBs;
1739   APInt TEI = First;
1740   for (CaseItr I = CR.Range.first, E = CR.Range.second; I != E; ++TEI) {
1741     const APInt& Low = cast<ConstantInt>(I->Low)->getValue();
1742     const APInt& High = cast<ConstantInt>(I->High)->getValue();
1743
1744     if (Low.sle(TEI) && TEI.sle(High)) {
1745       DestBBs.push_back(I->BB);
1746       if (TEI==High)
1747         ++I;
1748     } else {
1749       DestBBs.push_back(Default);
1750     }
1751   }
1752
1753   // Update successor info. Add one edge to each unique successor.
1754   BitVector SuccsHandled(CR.CaseBB->getParent()->getNumBlockIDs());
1755   for (std::vector<MachineBasicBlock*>::iterator I = DestBBs.begin(),
1756          E = DestBBs.end(); I != E; ++I) {
1757     if (!SuccsHandled[(*I)->getNumber()]) {
1758       SuccsHandled[(*I)->getNumber()] = true;
1759       JumpTableBB->addSuccessor(*I);
1760     }
1761   }
1762
1763   // Create a jump table index for this jump table, or return an existing
1764   // one.
1765   unsigned JTI = CurMF->getJumpTableInfo()->getJumpTableIndex(DestBBs);
1766
1767   // Set the jump table information so that we can codegen it as a second
1768   // MachineBasicBlock
1769   JumpTable JT(-1U, JTI, JumpTableBB, Default);
1770   JumpTableHeader JTH(First, Last, SV, CR.CaseBB, (CR.CaseBB == CurMBB));
1771   if (CR.CaseBB == CurMBB)
1772     visitJumpTableHeader(JT, JTH);
1773
1774   JTCases.push_back(JumpTableBlock(JTH, JT));
1775
1776   return true;
1777 }
1778
1779 /// handleBTSplitSwitchCase - emit comparison and split binary search tree into
1780 /// 2 subtrees.
1781 bool SelectionDAGLowering::handleBTSplitSwitchCase(CaseRec& CR,
1782                                                    CaseRecVector& WorkList,
1783                                                    Value* SV,
1784                                                    MachineBasicBlock* Default) {
1785   // Get the MachineFunction which holds the current MBB.  This is used when
1786   // inserting any additional MBBs necessary to represent the switch.
1787   MachineFunction *CurMF = CurMBB->getParent();
1788
1789   // Figure out which block is immediately after the current one.
1790   MachineBasicBlock *NextBlock = 0;
1791   MachineFunction::iterator BBI = CR.CaseBB;
1792
1793   if (++BBI != CurMBB->getParent()->end())
1794     NextBlock = BBI;
1795
1796   Case& FrontCase = *CR.Range.first;
1797   Case& BackCase  = *(CR.Range.second-1);
1798   const BasicBlock *LLVMBB = CR.CaseBB->getBasicBlock();
1799
1800   // Size is the number of Cases represented by this range.
1801   unsigned Size = CR.Range.second - CR.Range.first;
1802
1803   const APInt& First = cast<ConstantInt>(FrontCase.Low)->getValue();
1804   const APInt& Last  = cast<ConstantInt>(BackCase.High)->getValue();
1805   double FMetric = 0;
1806   CaseItr Pivot = CR.Range.first + Size/2;
1807
1808   // Select optimal pivot, maximizing sum density of LHS and RHS. This will
1809   // (heuristically) allow us to emit JumpTable's later.
1810   size_t TSize = 0;
1811   for (CaseItr I = CR.Range.first, E = CR.Range.second;
1812        I!=E; ++I)
1813     TSize += I->size();
1814
1815   size_t LSize = FrontCase.size();
1816   size_t RSize = TSize-LSize;
1817   DEBUG(errs() << "Selecting best pivot: \n"
1818                << "First: " << First << ", Last: " << Last <<'\n'
1819                << "LSize: " << LSize << ", RSize: " << RSize << '\n');
1820   for (CaseItr I = CR.Range.first, J=I+1, E = CR.Range.second;
1821        J!=E; ++I, ++J) {
1822     const APInt& LEnd = cast<ConstantInt>(I->High)->getValue();
1823     const APInt& RBegin = cast<ConstantInt>(J->Low)->getValue();
1824     APInt Range = ComputeRange(LEnd, RBegin);
1825     assert((Range - 2ULL).isNonNegative() &&
1826            "Invalid case distance");
1827     double LDensity = (double)LSize / (LEnd - First + 1ULL).roundToDouble();
1828     double RDensity = (double)RSize / (Last - RBegin + 1ULL).roundToDouble();
1829     double Metric = Range.logBase2()*(LDensity+RDensity);
1830     // Should always split in some non-trivial place
1831     DEBUG(errs() <<"=>Step\n"
1832                  << "LEnd: " << LEnd << ", RBegin: " << RBegin << '\n'
1833                  << "LDensity: " << LDensity
1834                  << ", RDensity: " << RDensity << '\n'
1835                  << "Metric: " << Metric << '\n');
1836     if (FMetric < Metric) {
1837       Pivot = J;
1838       FMetric = Metric;
1839       DEBUG(errs() << "Current metric set to: " << FMetric << '\n');
1840     }
1841
1842     LSize += J->size();
1843     RSize -= J->size();
1844   }
1845   if (areJTsAllowed(TLI)) {
1846     // If our case is dense we *really* should handle it earlier!
1847     assert((FMetric > 0) && "Should handle dense range earlier!");
1848   } else {
1849     Pivot = CR.Range.first + Size/2;
1850   }
1851
1852   CaseRange LHSR(CR.Range.first, Pivot);
1853   CaseRange RHSR(Pivot, CR.Range.second);
1854   Constant *C = Pivot->Low;
1855   MachineBasicBlock *FalseBB = 0, *TrueBB = 0;
1856
1857   // We know that we branch to the LHS if the Value being switched on is
1858   // less than the Pivot value, C.  We use this to optimize our binary
1859   // tree a bit, by recognizing that if SV is greater than or equal to the
1860   // LHS's Case Value, and that Case Value is exactly one less than the
1861   // Pivot's Value, then we can branch directly to the LHS's Target,
1862   // rather than creating a leaf node for it.
1863   if ((LHSR.second - LHSR.first) == 1 &&
1864       LHSR.first->High == CR.GE &&
1865       cast<ConstantInt>(C)->getValue() ==
1866       (cast<ConstantInt>(CR.GE)->getValue() + 1LL)) {
1867     TrueBB = LHSR.first->BB;
1868   } else {
1869     TrueBB = CurMF->CreateMachineBasicBlock(LLVMBB);
1870     CurMF->insert(BBI, TrueBB);
1871     WorkList.push_back(CaseRec(TrueBB, C, CR.GE, LHSR));
1872   }
1873
1874   // Similar to the optimization above, if the Value being switched on is
1875   // known to be less than the Constant CR.LT, and the current Case Value
1876   // is CR.LT - 1, then we can branch directly to the target block for
1877   // the current Case Value, rather than emitting a RHS leaf node for it.
1878   if ((RHSR.second - RHSR.first) == 1 && CR.LT &&
1879       cast<ConstantInt>(RHSR.first->Low)->getValue() ==
1880       (cast<ConstantInt>(CR.LT)->getValue() - 1LL)) {
1881     FalseBB = RHSR.first->BB;
1882   } else {
1883     FalseBB = CurMF->CreateMachineBasicBlock(LLVMBB);
1884     CurMF->insert(BBI, FalseBB);
1885     WorkList.push_back(CaseRec(FalseBB,CR.LT,C,RHSR));
1886   }
1887
1888   // Create a CaseBlock record representing a conditional branch to
1889   // the LHS node if the value being switched on SV is less than C.
1890   // Otherwise, branch to LHS.
1891   CaseBlock CB(ISD::SETLT, SV, C, NULL, TrueBB, FalseBB, CR.CaseBB);
1892
1893   if (CR.CaseBB == CurMBB)
1894     visitSwitchCase(CB);
1895   else
1896     SwitchCases.push_back(CB);
1897
1898   return true;
1899 }
1900
1901 /// handleBitTestsSwitchCase - if current case range has few destination and
1902 /// range span less, than machine word bitwidth, encode case range into series
1903 /// of masks and emit bit tests with these masks.
1904 bool SelectionDAGLowering::handleBitTestsSwitchCase(CaseRec& CR,
1905                                                     CaseRecVector& WorkList,
1906                                                     Value* SV,
1907                                                     MachineBasicBlock* Default){
1908   unsigned IntPtrBits = TLI.getPointerTy().getSizeInBits();
1909
1910   Case& FrontCase = *CR.Range.first;
1911   Case& BackCase  = *(CR.Range.second-1);
1912
1913   // Get the MachineFunction which holds the current MBB.  This is used when
1914   // inserting any additional MBBs necessary to represent the switch.
1915   MachineFunction *CurMF = CurMBB->getParent();
1916
1917   size_t numCmps = 0;
1918   for (CaseItr I = CR.Range.first, E = CR.Range.second;
1919        I!=E; ++I) {
1920     // Single case counts one, case range - two.
1921     numCmps += (I->Low == I->High ? 1 : 2);
1922   }
1923
1924   // Count unique destinations
1925   SmallSet<MachineBasicBlock*, 4> Dests;
1926   for (CaseItr I = CR.Range.first, E = CR.Range.second; I!=E; ++I) {
1927     Dests.insert(I->BB);
1928     if (Dests.size() > 3)
1929       // Don't bother the code below, if there are too much unique destinations
1930       return false;
1931   }
1932   DEBUG(errs() << "Total number of unique destinations: " << Dests.size() << '\n'
1933                << "Total number of comparisons: " << numCmps << '\n');
1934
1935   // Compute span of values.
1936   const APInt& minValue = cast<ConstantInt>(FrontCase.Low)->getValue();
1937   const APInt& maxValue = cast<ConstantInt>(BackCase.High)->getValue();
1938   APInt cmpRange = maxValue - minValue;
1939
1940   DEBUG(errs() << "Compare range: " << cmpRange << '\n'
1941                << "Low bound: " << minValue << '\n'
1942                << "High bound: " << maxValue << '\n');
1943
1944   if (cmpRange.uge(APInt(cmpRange.getBitWidth(), IntPtrBits)) ||
1945       (!(Dests.size() == 1 && numCmps >= 3) &&
1946        !(Dests.size() == 2 && numCmps >= 5) &&
1947        !(Dests.size() >= 3 && numCmps >= 6)))
1948     return false;
1949
1950   DEBUG(errs() << "Emitting bit tests\n");
1951   APInt lowBound = APInt::getNullValue(cmpRange.getBitWidth());
1952
1953   // Optimize the case where all the case values fit in a
1954   // word without having to subtract minValue. In this case,
1955   // we can optimize away the subtraction.
1956   if (minValue.isNonNegative() &&
1957       maxValue.slt(APInt(maxValue.getBitWidth(), IntPtrBits))) {
1958     cmpRange = maxValue;
1959   } else {
1960     lowBound = minValue;
1961   }
1962
1963   CaseBitsVector CasesBits;
1964   unsigned i, count = 0;
1965
1966   for (CaseItr I = CR.Range.first, E = CR.Range.second; I!=E; ++I) {
1967     MachineBasicBlock* Dest = I->BB;
1968     for (i = 0; i < count; ++i)
1969       if (Dest == CasesBits[i].BB)
1970         break;
1971
1972     if (i == count) {
1973       assert((count < 3) && "Too much destinations to test!");
1974       CasesBits.push_back(CaseBits(0, Dest, 0));
1975       count++;
1976     }
1977
1978     const APInt& lowValue = cast<ConstantInt>(I->Low)->getValue();
1979     const APInt& highValue = cast<ConstantInt>(I->High)->getValue();
1980
1981     uint64_t lo = (lowValue - lowBound).getZExtValue();
1982     uint64_t hi = (highValue - lowBound).getZExtValue();
1983
1984     for (uint64_t j = lo; j <= hi; j++) {
1985       CasesBits[i].Mask |=  1ULL << j;
1986       CasesBits[i].Bits++;
1987     }
1988
1989   }
1990   std::sort(CasesBits.begin(), CasesBits.end(), CaseBitsCmp());
1991
1992   BitTestInfo BTC;
1993
1994   // Figure out which block is immediately after the current one.
1995   MachineFunction::iterator BBI = CR.CaseBB;
1996   ++BBI;
1997
1998   const BasicBlock *LLVMBB = CR.CaseBB->getBasicBlock();
1999
2000   DEBUG(errs() << "Cases:\n");
2001   for (unsigned i = 0, e = CasesBits.size(); i!=e; ++i) {
2002     DEBUG(errs() << "Mask: " << CasesBits[i].Mask
2003                  << ", Bits: " << CasesBits[i].Bits
2004                  << ", BB: " << CasesBits[i].BB << '\n');
2005
2006     MachineBasicBlock *CaseBB = CurMF->CreateMachineBasicBlock(LLVMBB);
2007     CurMF->insert(BBI, CaseBB);
2008     BTC.push_back(BitTestCase(CasesBits[i].Mask,
2009                               CaseBB,
2010                               CasesBits[i].BB));
2011   }
2012
2013   BitTestBlock BTB(lowBound, cmpRange, SV,
2014                    -1U, (CR.CaseBB == CurMBB),
2015                    CR.CaseBB, Default, BTC);
2016
2017   if (CR.CaseBB == CurMBB)
2018     visitBitTestHeader(BTB);
2019
2020   BitTestCases.push_back(BTB);
2021
2022   return true;
2023 }
2024
2025
2026 /// Clusterify - Transform simple list of Cases into list of CaseRange's
2027 size_t SelectionDAGLowering::Clusterify(CaseVector& Cases,
2028                                           const SwitchInst& SI) {
2029   size_t numCmps = 0;
2030
2031   // Start with "simple" cases
2032   for (size_t i = 1; i < SI.getNumSuccessors(); ++i) {
2033     MachineBasicBlock *SMBB = FuncInfo.MBBMap[SI.getSuccessor(i)];
2034     Cases.push_back(Case(SI.getSuccessorValue(i),
2035                          SI.getSuccessorValue(i),
2036                          SMBB));
2037   }
2038   std::sort(Cases.begin(), Cases.end(), CaseCmp());
2039
2040   // Merge case into clusters
2041   if (Cases.size() >= 2)
2042     // Must recompute end() each iteration because it may be
2043     // invalidated by erase if we hold on to it
2044     for (CaseItr I = Cases.begin(), J = ++(Cases.begin()); J != Cases.end(); ) {
2045       const APInt& nextValue = cast<ConstantInt>(J->Low)->getValue();
2046       const APInt& currentValue = cast<ConstantInt>(I->High)->getValue();
2047       MachineBasicBlock* nextBB = J->BB;
2048       MachineBasicBlock* currentBB = I->BB;
2049
2050       // If the two neighboring cases go to the same destination, merge them
2051       // into a single case.
2052       if ((nextValue - currentValue == 1) && (currentBB == nextBB)) {
2053         I->High = J->High;
2054         J = Cases.erase(J);
2055       } else {
2056         I = J++;
2057       }
2058     }
2059
2060   for (CaseItr I=Cases.begin(), E=Cases.end(); I!=E; ++I, ++numCmps) {
2061     if (I->Low != I->High)
2062       // A range counts double, since it requires two compares.
2063       ++numCmps;
2064   }
2065
2066   return numCmps;
2067 }
2068
2069 void SelectionDAGLowering::visitSwitch(SwitchInst &SI) {
2070   // Figure out which block is immediately after the current one.
2071   MachineBasicBlock *NextBlock = 0;
2072   MachineFunction::iterator BBI = CurMBB;
2073
2074   MachineBasicBlock *Default = FuncInfo.MBBMap[SI.getDefaultDest()];
2075
2076   // If there is only the default destination, branch to it if it is not the
2077   // next basic block.  Otherwise, just fall through.
2078   if (SI.getNumOperands() == 2) {
2079     // Update machine-CFG edges.
2080
2081     // If this is not a fall-through branch, emit the branch.
2082     CurMBB->addSuccessor(Default);
2083     if (Default != NextBlock)
2084       DAG.setRoot(DAG.getNode(ISD::BR, getCurDebugLoc(),
2085                               MVT::Other, getControlRoot(),
2086                               DAG.getBasicBlock(Default)));
2087     return;
2088   }
2089
2090   // If there are any non-default case statements, create a vector of Cases
2091   // representing each one, and sort the vector so that we can efficiently
2092   // create a binary search tree from them.
2093   CaseVector Cases;
2094   size_t numCmps = Clusterify(Cases, SI);
2095   DEBUG(errs() << "Clusterify finished. Total clusters: " << Cases.size()
2096                << ". Total compares: " << numCmps << '\n');
2097   numCmps = 0;
2098
2099   // Get the Value to be switched on and default basic blocks, which will be
2100   // inserted into CaseBlock records, representing basic blocks in the binary
2101   // search tree.
2102   Value *SV = SI.getOperand(0);
2103
2104   // Push the initial CaseRec onto the worklist
2105   CaseRecVector WorkList;
2106   WorkList.push_back(CaseRec(CurMBB,0,0,CaseRange(Cases.begin(),Cases.end())));
2107
2108   while (!WorkList.empty()) {
2109     // Grab a record representing a case range to process off the worklist
2110     CaseRec CR = WorkList.back();
2111     WorkList.pop_back();
2112
2113     if (handleBitTestsSwitchCase(CR, WorkList, SV, Default))
2114       continue;
2115
2116     // If the range has few cases (two or less) emit a series of specific
2117     // tests.
2118     if (handleSmallSwitchRange(CR, WorkList, SV, Default))
2119       continue;
2120
2121     // If the switch has more than 5 blocks, and at least 40% dense, and the
2122     // target supports indirect branches, then emit a jump table rather than
2123     // lowering the switch to a binary tree of conditional branches.
2124     if (handleJTSwitchCase(CR, WorkList, SV, Default))
2125       continue;
2126
2127     // Emit binary tree. We need to pick a pivot, and push left and right ranges
2128     // onto the worklist. Leafs are handled via handleSmallSwitchRange() call.
2129     handleBTSplitSwitchCase(CR, WorkList, SV, Default);
2130   }
2131 }
2132
2133
2134 void SelectionDAGLowering::visitSub(User &I) {
2135   // -0.0 - X --> fneg
2136   const Type *Ty = I.getType();
2137   if (isa<VectorType>(Ty)) {
2138     if (ConstantVector *CV = dyn_cast<ConstantVector>(I.getOperand(0))) {
2139       const VectorType *DestTy = cast<VectorType>(I.getType());
2140       const Type *ElTy = DestTy->getElementType();
2141       if (ElTy->isFloatingPoint()) {
2142         unsigned VL = DestTy->getNumElements();
2143         std::vector<Constant*> NZ(VL, ConstantFP::getNegativeZero(ElTy));
2144         Constant *CNZ = ConstantVector::get(&NZ[0], NZ.size());
2145         if (CV == CNZ) {
2146           SDValue Op2 = getValue(I.getOperand(1));
2147           setValue(&I, DAG.getNode(ISD::FNEG, getCurDebugLoc(),
2148                                    Op2.getValueType(), Op2));
2149           return;
2150         }
2151       }
2152     }
2153   }
2154   if (Ty->isFloatingPoint()) {
2155     if (ConstantFP *CFP = dyn_cast<ConstantFP>(I.getOperand(0)))
2156       if (CFP->isExactlyValue(ConstantFP::getNegativeZero(Ty)->getValueAPF())) {
2157         SDValue Op2 = getValue(I.getOperand(1));
2158         setValue(&I, DAG.getNode(ISD::FNEG, getCurDebugLoc(),
2159                                  Op2.getValueType(), Op2));
2160         return;
2161       }
2162   }
2163
2164   visitBinary(I, Ty->isFPOrFPVector() ? ISD::FSUB : ISD::SUB);
2165 }
2166
2167 void SelectionDAGLowering::visitBinary(User &I, unsigned OpCode) {
2168   SDValue Op1 = getValue(I.getOperand(0));
2169   SDValue Op2 = getValue(I.getOperand(1));
2170
2171   setValue(&I, DAG.getNode(OpCode, getCurDebugLoc(),
2172                            Op1.getValueType(), Op1, Op2));
2173 }
2174
2175 void SelectionDAGLowering::visitShift(User &I, unsigned Opcode) {
2176   SDValue Op1 = getValue(I.getOperand(0));
2177   SDValue Op2 = getValue(I.getOperand(1));
2178   if (!isa<VectorType>(I.getType())) {
2179     if (TLI.getPointerTy().bitsLT(Op2.getValueType()))
2180       Op2 = DAG.getNode(ISD::TRUNCATE, getCurDebugLoc(),
2181                         TLI.getPointerTy(), Op2);
2182     else if (TLI.getPointerTy().bitsGT(Op2.getValueType()))
2183       Op2 = DAG.getNode(ISD::ANY_EXTEND, getCurDebugLoc(),
2184                         TLI.getPointerTy(), Op2);
2185   }
2186
2187   setValue(&I, DAG.getNode(Opcode, getCurDebugLoc(),
2188                            Op1.getValueType(), Op1, Op2));
2189 }
2190
2191 void SelectionDAGLowering::visitICmp(User &I) {
2192   ICmpInst::Predicate predicate = ICmpInst::BAD_ICMP_PREDICATE;
2193   if (ICmpInst *IC = dyn_cast<ICmpInst>(&I))
2194     predicate = IC->getPredicate();
2195   else if (ConstantExpr *IC = dyn_cast<ConstantExpr>(&I))
2196     predicate = ICmpInst::Predicate(IC->getPredicate());
2197   SDValue Op1 = getValue(I.getOperand(0));
2198   SDValue Op2 = getValue(I.getOperand(1));
2199   ISD::CondCode Opcode = getICmpCondCode(predicate);
2200   setValue(&I, DAG.getSetCC(getCurDebugLoc(),MVT::i1, Op1, Op2, Opcode));
2201 }
2202
2203 void SelectionDAGLowering::visitFCmp(User &I) {
2204   FCmpInst::Predicate predicate = FCmpInst::BAD_FCMP_PREDICATE;
2205   if (FCmpInst *FC = dyn_cast<FCmpInst>(&I))
2206     predicate = FC->getPredicate();
2207   else if (ConstantExpr *FC = dyn_cast<ConstantExpr>(&I))
2208     predicate = FCmpInst::Predicate(FC->getPredicate());
2209   SDValue Op1 = getValue(I.getOperand(0));
2210   SDValue Op2 = getValue(I.getOperand(1));
2211   ISD::CondCode Condition = getFCmpCondCode(predicate);
2212   setValue(&I, DAG.getSetCC(getCurDebugLoc(), MVT::i1, Op1, Op2, Condition));
2213 }
2214
2215 void SelectionDAGLowering::visitVICmp(User &I) {
2216   ICmpInst::Predicate predicate = ICmpInst::BAD_ICMP_PREDICATE;
2217   if (VICmpInst *IC = dyn_cast<VICmpInst>(&I))
2218     predicate = IC->getPredicate();
2219   else if (ConstantExpr *IC = dyn_cast<ConstantExpr>(&I))
2220     predicate = ICmpInst::Predicate(IC->getPredicate());
2221   SDValue Op1 = getValue(I.getOperand(0));
2222   SDValue Op2 = getValue(I.getOperand(1));
2223   ISD::CondCode Opcode = getICmpCondCode(predicate);
2224   setValue(&I, DAG.getVSetCC(getCurDebugLoc(), Op1.getValueType(),
2225                              Op1, Op2, Opcode));
2226 }
2227
2228 void SelectionDAGLowering::visitVFCmp(User &I) {
2229   FCmpInst::Predicate predicate = FCmpInst::BAD_FCMP_PREDICATE;
2230   if (VFCmpInst *FC = dyn_cast<VFCmpInst>(&I))
2231     predicate = FC->getPredicate();
2232   else if (ConstantExpr *FC = dyn_cast<ConstantExpr>(&I))
2233     predicate = FCmpInst::Predicate(FC->getPredicate());
2234   SDValue Op1 = getValue(I.getOperand(0));
2235   SDValue Op2 = getValue(I.getOperand(1));
2236   ISD::CondCode Condition = getFCmpCondCode(predicate);
2237   MVT DestVT = TLI.getValueType(I.getType());
2238
2239   setValue(&I, DAG.getVSetCC(getCurDebugLoc(), DestVT, Op1, Op2, Condition));
2240 }
2241
2242 void SelectionDAGLowering::visitSelect(User &I) {
2243   SmallVector<MVT, 4> ValueVTs;
2244   ComputeValueVTs(TLI, I.getType(), ValueVTs);
2245   unsigned NumValues = ValueVTs.size();
2246   if (NumValues != 0) {
2247     SmallVector<SDValue, 4> Values(NumValues);
2248     SDValue Cond     = getValue(I.getOperand(0));
2249     SDValue TrueVal  = getValue(I.getOperand(1));
2250     SDValue FalseVal = getValue(I.getOperand(2));
2251
2252     for (unsigned i = 0; i != NumValues; ++i)
2253       Values[i] = DAG.getNode(ISD::SELECT, getCurDebugLoc(),
2254                               TrueVal.getValueType(), Cond,
2255                               SDValue(TrueVal.getNode(), TrueVal.getResNo() + i),
2256                               SDValue(FalseVal.getNode(), FalseVal.getResNo() + i));
2257
2258     setValue(&I, DAG.getNode(ISD::MERGE_VALUES, getCurDebugLoc(),
2259                              DAG.getVTList(&ValueVTs[0], NumValues),
2260                              &Values[0], NumValues));
2261   }
2262 }
2263
2264
2265 void SelectionDAGLowering::visitTrunc(User &I) {
2266   // TruncInst cannot be a no-op cast because sizeof(src) > sizeof(dest).
2267   SDValue N = getValue(I.getOperand(0));
2268   MVT DestVT = TLI.getValueType(I.getType());
2269   setValue(&I, DAG.getNode(ISD::TRUNCATE, getCurDebugLoc(), DestVT, N));
2270 }
2271
2272 void SelectionDAGLowering::visitZExt(User &I) {
2273   // ZExt cannot be a no-op cast because sizeof(src) < sizeof(dest).
2274   // ZExt also can't be a cast to bool for same reason. So, nothing much to do
2275   SDValue N = getValue(I.getOperand(0));
2276   MVT DestVT = TLI.getValueType(I.getType());
2277   setValue(&I, DAG.getNode(ISD::ZERO_EXTEND, getCurDebugLoc(), DestVT, N));
2278 }
2279
2280 void SelectionDAGLowering::visitSExt(User &I) {
2281   // SExt cannot be a no-op cast because sizeof(src) < sizeof(dest).
2282   // SExt also can't be a cast to bool for same reason. So, nothing much to do
2283   SDValue N = getValue(I.getOperand(0));
2284   MVT DestVT = TLI.getValueType(I.getType());
2285   setValue(&I, DAG.getNode(ISD::SIGN_EXTEND, getCurDebugLoc(), DestVT, N));
2286 }
2287
2288 void SelectionDAGLowering::visitFPTrunc(User &I) {
2289   // FPTrunc is never a no-op cast, no need to check
2290   SDValue N = getValue(I.getOperand(0));
2291   MVT DestVT = TLI.getValueType(I.getType());
2292   setValue(&I, DAG.getNode(ISD::FP_ROUND, getCurDebugLoc(),
2293                            DestVT, N, DAG.getIntPtrConstant(0)));
2294 }
2295
2296 void SelectionDAGLowering::visitFPExt(User &I){
2297   // FPTrunc is never a no-op cast, no need to check
2298   SDValue N = getValue(I.getOperand(0));
2299   MVT DestVT = TLI.getValueType(I.getType());
2300   setValue(&I, DAG.getNode(ISD::FP_EXTEND, getCurDebugLoc(), DestVT, N));
2301 }
2302
2303 void SelectionDAGLowering::visitFPToUI(User &I) {
2304   // FPToUI is never a no-op cast, no need to check
2305   SDValue N = getValue(I.getOperand(0));
2306   MVT DestVT = TLI.getValueType(I.getType());
2307   setValue(&I, DAG.getNode(ISD::FP_TO_UINT, getCurDebugLoc(), DestVT, N));
2308 }
2309
2310 void SelectionDAGLowering::visitFPToSI(User &I) {
2311   // FPToSI is never a no-op cast, no need to check
2312   SDValue N = getValue(I.getOperand(0));
2313   MVT DestVT = TLI.getValueType(I.getType());
2314   setValue(&I, DAG.getNode(ISD::FP_TO_SINT, getCurDebugLoc(), DestVT, N));
2315 }
2316
2317 void SelectionDAGLowering::visitUIToFP(User &I) {
2318   // UIToFP is never a no-op cast, no need to check
2319   SDValue N = getValue(I.getOperand(0));
2320   MVT DestVT = TLI.getValueType(I.getType());
2321   setValue(&I, DAG.getNode(ISD::UINT_TO_FP, getCurDebugLoc(), DestVT, N));
2322 }
2323
2324 void SelectionDAGLowering::visitSIToFP(User &I){
2325   // SIToFP is never a no-op cast, no need to check
2326   SDValue N = getValue(I.getOperand(0));
2327   MVT DestVT = TLI.getValueType(I.getType());
2328   setValue(&I, DAG.getNode(ISD::SINT_TO_FP, getCurDebugLoc(), DestVT, N));
2329 }
2330
2331 void SelectionDAGLowering::visitPtrToInt(User &I) {
2332   // What to do depends on the size of the integer and the size of the pointer.
2333   // We can either truncate, zero extend, or no-op, accordingly.
2334   SDValue N = getValue(I.getOperand(0));
2335   MVT SrcVT = N.getValueType();
2336   MVT DestVT = TLI.getValueType(I.getType());
2337   SDValue Result;
2338   if (DestVT.bitsLT(SrcVT))
2339     Result = DAG.getNode(ISD::TRUNCATE, getCurDebugLoc(), DestVT, N);
2340   else
2341     // Note: ZERO_EXTEND can handle cases where the sizes are equal too
2342     Result = DAG.getNode(ISD::ZERO_EXTEND, getCurDebugLoc(), DestVT, N);
2343   setValue(&I, Result);
2344 }
2345
2346 void SelectionDAGLowering::visitIntToPtr(User &I) {
2347   // What to do depends on the size of the integer and the size of the pointer.
2348   // We can either truncate, zero extend, or no-op, accordingly.
2349   SDValue N = getValue(I.getOperand(0));
2350   MVT SrcVT = N.getValueType();
2351   MVT DestVT = TLI.getValueType(I.getType());
2352   if (DestVT.bitsLT(SrcVT))
2353     setValue(&I, DAG.getNode(ISD::TRUNCATE, getCurDebugLoc(), DestVT, N));
2354   else
2355     // Note: ZERO_EXTEND can handle cases where the sizes are equal too
2356     setValue(&I, DAG.getNode(ISD::ZERO_EXTEND, getCurDebugLoc(),
2357                              DestVT, N));
2358 }
2359
2360 void SelectionDAGLowering::visitBitCast(User &I) {
2361   SDValue N = getValue(I.getOperand(0));
2362   MVT DestVT = TLI.getValueType(I.getType());
2363
2364   // BitCast assures us that source and destination are the same size so this
2365   // is either a BIT_CONVERT or a no-op.
2366   if (DestVT != N.getValueType())
2367     setValue(&I, DAG.getNode(ISD::BIT_CONVERT, getCurDebugLoc(),
2368                              DestVT, N)); // convert types
2369   else
2370     setValue(&I, N); // noop cast.
2371 }
2372
2373 void SelectionDAGLowering::visitInsertElement(User &I) {
2374   SDValue InVec = getValue(I.getOperand(0));
2375   SDValue InVal = getValue(I.getOperand(1));
2376   SDValue InIdx = DAG.getNode(ISD::ZERO_EXTEND, getCurDebugLoc(),
2377                                 TLI.getPointerTy(),
2378                                 getValue(I.getOperand(2)));
2379
2380   setValue(&I, DAG.getNode(ISD::INSERT_VECTOR_ELT, getCurDebugLoc(),
2381                            TLI.getValueType(I.getType()),
2382                            InVec, InVal, InIdx));
2383 }
2384
2385 void SelectionDAGLowering::visitExtractElement(User &I) {
2386   SDValue InVec = getValue(I.getOperand(0));
2387   SDValue InIdx = DAG.getNode(ISD::ZERO_EXTEND, getCurDebugLoc(),
2388                                 TLI.getPointerTy(),
2389                                 getValue(I.getOperand(1)));
2390   setValue(&I, DAG.getNode(ISD::EXTRACT_VECTOR_ELT, getCurDebugLoc(),
2391                            TLI.getValueType(I.getType()), InVec, InIdx));
2392 }
2393
2394
2395 // Utility for visitShuffleVector - Returns true if the mask is mask starting
2396 // from SIndx and increasing to the element length (undefs are allowed).
2397 static bool SequentialMask(SDValue Mask, unsigned SIndx) {
2398   unsigned MaskNumElts = Mask.getNumOperands();
2399   for (unsigned i = 0; i != MaskNumElts; ++i) {
2400     if (Mask.getOperand(i).getOpcode() != ISD::UNDEF) {
2401       unsigned Idx = cast<ConstantSDNode>(Mask.getOperand(i))->getZExtValue();
2402       if (Idx != i + SIndx)
2403         return false;
2404     }
2405   }
2406   return true;
2407 }
2408
2409 void SelectionDAGLowering::visitShuffleVector(User &I) {
2410   SDValue Src1 = getValue(I.getOperand(0));
2411   SDValue Src2 = getValue(I.getOperand(1));
2412   SDValue Mask = getValue(I.getOperand(2));
2413
2414   MVT VT = TLI.getValueType(I.getType());
2415   MVT SrcVT = Src1.getValueType();
2416   int MaskNumElts = Mask.getNumOperands();
2417   int SrcNumElts = SrcVT.getVectorNumElements();
2418
2419   if (SrcNumElts == MaskNumElts) {
2420     setValue(&I, DAG.getNode(ISD::VECTOR_SHUFFLE, getCurDebugLoc(),
2421                              VT, Src1, Src2, Mask));
2422     return;
2423   }
2424
2425   // Normalize the shuffle vector since mask and vector length don't match.
2426   MVT MaskEltVT = Mask.getValueType().getVectorElementType();
2427
2428   if (SrcNumElts < MaskNumElts && MaskNumElts % SrcNumElts == 0) {
2429     // Mask is longer than the source vectors and is a multiple of the source
2430     // vectors.  We can use concatenate vector to make the mask and vectors
2431     // lengths match.
2432     if (SrcNumElts*2 == MaskNumElts && SequentialMask(Mask, 0)) {
2433       // The shuffle is concatenating two vectors together.
2434       setValue(&I, DAG.getNode(ISD::CONCAT_VECTORS, getCurDebugLoc(),
2435                                VT, Src1, Src2));
2436       return;
2437     }
2438
2439     // Pad both vectors with undefs to make them the same length as the mask.
2440     unsigned NumConcat = MaskNumElts / SrcNumElts;
2441     SDValue UndefVal = DAG.getUNDEF(SrcVT);
2442
2443     SDValue* MOps1 = new SDValue[NumConcat];
2444     SDValue* MOps2 = new SDValue[NumConcat];
2445     MOps1[0] = Src1;
2446     MOps2[0] = Src2;
2447     for (unsigned i = 1; i != NumConcat; ++i) {
2448       MOps1[i] = UndefVal;
2449       MOps2[i] = UndefVal;
2450     }
2451     Src1 = DAG.getNode(ISD::CONCAT_VECTORS, getCurDebugLoc(),
2452                        VT, MOps1, NumConcat);
2453     Src2 = DAG.getNode(ISD::CONCAT_VECTORS, getCurDebugLoc(),
2454                        VT, MOps2, NumConcat);
2455
2456     delete [] MOps1;
2457     delete [] MOps2;
2458
2459     // Readjust mask for new input vector length.
2460     SmallVector<SDValue, 8> MappedOps;
2461     for (int i = 0; i != MaskNumElts; ++i) {
2462       if (Mask.getOperand(i).getOpcode() == ISD::UNDEF) {
2463         MappedOps.push_back(Mask.getOperand(i));
2464       } else {
2465         int Idx = cast<ConstantSDNode>(Mask.getOperand(i))->getZExtValue();
2466         if (Idx < SrcNumElts)
2467           MappedOps.push_back(DAG.getConstant(Idx, MaskEltVT));
2468         else
2469           MappedOps.push_back(DAG.getConstant(Idx + MaskNumElts - SrcNumElts,
2470                                               MaskEltVT));
2471       }
2472     }
2473     Mask = DAG.getBUILD_VECTOR(Mask.getValueType(), getCurDebugLoc(),
2474                                &MappedOps[0], MappedOps.size());
2475
2476     setValue(&I, DAG.getNode(ISD::VECTOR_SHUFFLE, getCurDebugLoc(),
2477                              VT, Src1, Src2, Mask));
2478     return;
2479   }
2480
2481   if (SrcNumElts > MaskNumElts) {
2482     // Resulting vector is shorter than the incoming vector.
2483     if (SrcNumElts == MaskNumElts && SequentialMask(Mask,0)) {
2484       // Shuffle extracts 1st vector.
2485       setValue(&I, Src1);
2486       return;
2487     }
2488
2489     if (SrcNumElts == MaskNumElts && SequentialMask(Mask,MaskNumElts)) {
2490       // Shuffle extracts 2nd vector.
2491       setValue(&I, Src2);
2492       return;
2493     }
2494
2495     // Analyze the access pattern of the vector to see if we can extract
2496     // two subvectors and do the shuffle. The analysis is done by calculating
2497     // the range of elements the mask access on both vectors.
2498     int MinRange[2] = { SrcNumElts+1, SrcNumElts+1};
2499     int MaxRange[2] = {-1, -1};
2500
2501     for (int i = 0; i != MaskNumElts; ++i) {
2502       SDValue Arg = Mask.getOperand(i);
2503       if (Arg.getOpcode() != ISD::UNDEF) {
2504         assert(isa<ConstantSDNode>(Arg) && "Invalid VECTOR_SHUFFLE mask!");
2505         int Idx = cast<ConstantSDNode>(Arg)->getZExtValue();
2506         int Input = 0;
2507         if (Idx >= SrcNumElts) {
2508           Input = 1;
2509           Idx -= SrcNumElts;
2510         }
2511         if (Idx > MaxRange[Input])
2512           MaxRange[Input] = Idx;
2513         if (Idx < MinRange[Input])
2514           MinRange[Input] = Idx;
2515       }
2516     }
2517
2518     // Check if the access is smaller than the vector size and can we find
2519     // a reasonable extract index.
2520     int RangeUse[2] = { 2, 2 };  // 0 = Unused, 1 = Extract, 2 = Can not Extract.
2521     int StartIdx[2];  // StartIdx to extract from
2522     for (int Input=0; Input < 2; ++Input) {
2523       if (MinRange[Input] == SrcNumElts+1 && MaxRange[Input] == -1) {
2524         RangeUse[Input] = 0; // Unused
2525         StartIdx[Input] = 0;
2526       } else if (MaxRange[Input] - MinRange[Input] < MaskNumElts) {
2527         // Fits within range but we should see if we can find a good
2528         // start index that is a multiple of the mask length.
2529         if (MaxRange[Input] < MaskNumElts) {
2530           RangeUse[Input] = 1; // Extract from beginning of the vector
2531           StartIdx[Input] = 0;
2532         } else {
2533           StartIdx[Input] = (MinRange[Input]/MaskNumElts)*MaskNumElts;
2534           if (MaxRange[Input] - StartIdx[Input] < MaskNumElts &&
2535               StartIdx[Input] + MaskNumElts < SrcNumElts)
2536             RangeUse[Input] = 1; // Extract from a multiple of the mask length.
2537         }
2538       }
2539     }
2540
2541     if (RangeUse[0] == 0 && RangeUse[0] == 0) {
2542       setValue(&I, DAG.getUNDEF(VT));  // Vectors are not used.
2543       return;
2544     }
2545     else if (RangeUse[0] < 2 && RangeUse[1] < 2) {
2546       // Extract appropriate subvector and generate a vector shuffle
2547       for (int Input=0; Input < 2; ++Input) {
2548         SDValue& Src = Input == 0 ? Src1 : Src2;
2549         if (RangeUse[Input] == 0) {
2550           Src = DAG.getUNDEF(VT);
2551         } else {
2552           Src = DAG.getNode(ISD::EXTRACT_SUBVECTOR, getCurDebugLoc(), VT,
2553                             Src, DAG.getIntPtrConstant(StartIdx[Input]));
2554         }
2555       }
2556       // Calculate new mask.
2557       SmallVector<SDValue, 8> MappedOps;
2558       for (int i = 0; i != MaskNumElts; ++i) {
2559         SDValue Arg = Mask.getOperand(i);
2560         if (Arg.getOpcode() == ISD::UNDEF) {
2561           MappedOps.push_back(Arg);
2562         } else {
2563           int Idx = cast<ConstantSDNode>(Arg)->getZExtValue();
2564           if (Idx < SrcNumElts)
2565             MappedOps.push_back(DAG.getConstant(Idx - StartIdx[0], MaskEltVT));
2566           else {
2567             Idx = Idx - SrcNumElts - StartIdx[1] + MaskNumElts;
2568             MappedOps.push_back(DAG.getConstant(Idx, MaskEltVT));
2569           }
2570         }
2571       }
2572       Mask = DAG.getBUILD_VECTOR(Mask.getValueType(), getCurDebugLoc(),
2573                                  &MappedOps[0], MappedOps.size());
2574       setValue(&I, DAG.getNode(ISD::VECTOR_SHUFFLE, getCurDebugLoc(),
2575                                VT, Src1, Src2, Mask));
2576       return;
2577     }
2578   }
2579
2580   // We can't use either concat vectors or extract subvectors so fall back to
2581   // replacing the shuffle with extract and build vector.
2582   // to insert and build vector.
2583   MVT EltVT = VT.getVectorElementType();
2584   MVT PtrVT = TLI.getPointerTy();
2585   SmallVector<SDValue,8> Ops;
2586   for (int i = 0; i != MaskNumElts; ++i) {
2587     SDValue Arg = Mask.getOperand(i);
2588     if (Arg.getOpcode() == ISD::UNDEF) {
2589       Ops.push_back(DAG.getUNDEF(EltVT));
2590     } else {
2591       assert(isa<ConstantSDNode>(Arg) && "Invalid VECTOR_SHUFFLE mask!");
2592       int Idx = cast<ConstantSDNode>(Arg)->getZExtValue();
2593       if (Idx < SrcNumElts)
2594         Ops.push_back(DAG.getNode(ISD::EXTRACT_VECTOR_ELT, getCurDebugLoc(),
2595                                   EltVT, Src1, DAG.getConstant(Idx, PtrVT)));
2596       else
2597         Ops.push_back(DAG.getNode(ISD::EXTRACT_VECTOR_ELT, getCurDebugLoc(),
2598                                   EltVT, Src2,
2599                                   DAG.getConstant(Idx - SrcNumElts, PtrVT)));
2600     }
2601   }
2602   setValue(&I, DAG.getBUILD_VECTOR(VT, getCurDebugLoc(), &Ops[0], Ops.size()));
2603 }
2604
2605 void SelectionDAGLowering::visitInsertValue(InsertValueInst &I) {
2606   const Value *Op0 = I.getOperand(0);
2607   const Value *Op1 = I.getOperand(1);
2608   const Type *AggTy = I.getType();
2609   const Type *ValTy = Op1->getType();
2610   bool IntoUndef = isa<UndefValue>(Op0);
2611   bool FromUndef = isa<UndefValue>(Op1);
2612
2613   unsigned LinearIndex = ComputeLinearIndex(TLI, AggTy,
2614                                             I.idx_begin(), I.idx_end());
2615
2616   SmallVector<MVT, 4> AggValueVTs;
2617   ComputeValueVTs(TLI, AggTy, AggValueVTs);
2618   SmallVector<MVT, 4> ValValueVTs;
2619   ComputeValueVTs(TLI, ValTy, ValValueVTs);
2620
2621   unsigned NumAggValues = AggValueVTs.size();
2622   unsigned NumValValues = ValValueVTs.size();
2623   SmallVector<SDValue, 4> Values(NumAggValues);
2624
2625   SDValue Agg = getValue(Op0);
2626   SDValue Val = getValue(Op1);
2627   unsigned i = 0;
2628   // Copy the beginning value(s) from the original aggregate.
2629   for (; i != LinearIndex; ++i)
2630     Values[i] = IntoUndef ? DAG.getUNDEF(AggValueVTs[i]) :
2631                 SDValue(Agg.getNode(), Agg.getResNo() + i);
2632   // Copy values from the inserted value(s).
2633   for (; i != LinearIndex + NumValValues; ++i)
2634     Values[i] = FromUndef ? DAG.getUNDEF(AggValueVTs[i]) :
2635                 SDValue(Val.getNode(), Val.getResNo() + i - LinearIndex);
2636   // Copy remaining value(s) from the original aggregate.
2637   for (; i != NumAggValues; ++i)
2638     Values[i] = IntoUndef ? DAG.getUNDEF(AggValueVTs[i]) :
2639                 SDValue(Agg.getNode(), Agg.getResNo() + i);
2640
2641   setValue(&I, DAG.getNode(ISD::MERGE_VALUES, getCurDebugLoc(),
2642                            DAG.getVTList(&AggValueVTs[0], NumAggValues),
2643                            &Values[0], NumAggValues));
2644 }
2645
2646 void SelectionDAGLowering::visitExtractValue(ExtractValueInst &I) {
2647   const Value *Op0 = I.getOperand(0);
2648   const Type *AggTy = Op0->getType();
2649   const Type *ValTy = I.getType();
2650   bool OutOfUndef = isa<UndefValue>(Op0);
2651
2652   unsigned LinearIndex = ComputeLinearIndex(TLI, AggTy,
2653                                             I.idx_begin(), I.idx_end());
2654
2655   SmallVector<MVT, 4> ValValueVTs;
2656   ComputeValueVTs(TLI, ValTy, ValValueVTs);
2657
2658   unsigned NumValValues = ValValueVTs.size();
2659   SmallVector<SDValue, 4> Values(NumValValues);
2660
2661   SDValue Agg = getValue(Op0);
2662   // Copy out the selected value(s).
2663   for (unsigned i = LinearIndex; i != LinearIndex + NumValValues; ++i)
2664     Values[i - LinearIndex] =
2665       OutOfUndef ?
2666         DAG.getUNDEF(Agg.getNode()->getValueType(Agg.getResNo() + i)) :
2667         SDValue(Agg.getNode(), Agg.getResNo() + i);
2668
2669   setValue(&I, DAG.getNode(ISD::MERGE_VALUES, getCurDebugLoc(),
2670                            DAG.getVTList(&ValValueVTs[0], NumValValues),
2671                            &Values[0], NumValValues));
2672 }
2673
2674
2675 void SelectionDAGLowering::visitGetElementPtr(User &I) {
2676   SDValue N = getValue(I.getOperand(0));
2677   const Type *Ty = I.getOperand(0)->getType();
2678
2679   for (GetElementPtrInst::op_iterator OI = I.op_begin()+1, E = I.op_end();
2680        OI != E; ++OI) {
2681     Value *Idx = *OI;
2682     if (const StructType *StTy = dyn_cast<StructType>(Ty)) {
2683       unsigned Field = cast<ConstantInt>(Idx)->getZExtValue();
2684       if (Field) {
2685         // N = N + Offset
2686         uint64_t Offset = TD->getStructLayout(StTy)->getElementOffset(Field);
2687         N = DAG.getNode(ISD::ADD, getCurDebugLoc(), N.getValueType(), N,
2688                         DAG.getIntPtrConstant(Offset));
2689       }
2690       Ty = StTy->getElementType(Field);
2691     } else {
2692       Ty = cast<SequentialType>(Ty)->getElementType();
2693
2694       // If this is a constant subscript, handle it quickly.
2695       if (ConstantInt *CI = dyn_cast<ConstantInt>(Idx)) {
2696         if (CI->getZExtValue() == 0) continue;
2697         uint64_t Offs =
2698             TD->getTypePaddedSize(Ty)*cast<ConstantInt>(CI)->getSExtValue();
2699         SDValue OffsVal;
2700         unsigned PtrBits = TLI.getPointerTy().getSizeInBits();
2701         if (PtrBits < 64) {
2702           OffsVal = DAG.getNode(ISD::TRUNCATE, getCurDebugLoc(),
2703                                 TLI.getPointerTy(),
2704                                 DAG.getConstant(Offs, MVT::i64));
2705         } else
2706           OffsVal = DAG.getIntPtrConstant(Offs);
2707         N = DAG.getNode(ISD::ADD, getCurDebugLoc(), N.getValueType(), N,
2708                         OffsVal);
2709         continue;
2710       }
2711
2712       // N = N + Idx * ElementSize;
2713       uint64_t ElementSize = TD->getTypePaddedSize(Ty);
2714       SDValue IdxN = getValue(Idx);
2715
2716       // If the index is smaller or larger than intptr_t, truncate or extend
2717       // it.
2718       if (IdxN.getValueType().bitsLT(N.getValueType()))
2719         IdxN = DAG.getNode(ISD::SIGN_EXTEND, getCurDebugLoc(),
2720                            N.getValueType(), IdxN);
2721       else if (IdxN.getValueType().bitsGT(N.getValueType()))
2722         IdxN = DAG.getNode(ISD::TRUNCATE, getCurDebugLoc(),
2723                            N.getValueType(), IdxN);
2724
2725       // If this is a multiply by a power of two, turn it into a shl
2726       // immediately.  This is a very common case.
2727       if (ElementSize != 1) {
2728         if (isPowerOf2_64(ElementSize)) {
2729           unsigned Amt = Log2_64(ElementSize);
2730           IdxN = DAG.getNode(ISD::SHL, getCurDebugLoc(),
2731                              N.getValueType(), IdxN,
2732                              DAG.getConstant(Amt, TLI.getPointerTy()));
2733         } else {
2734           SDValue Scale = DAG.getIntPtrConstant(ElementSize);
2735           IdxN = DAG.getNode(ISD::MUL, getCurDebugLoc(),
2736                              N.getValueType(), IdxN, Scale);
2737         }
2738       }
2739
2740       N = DAG.getNode(ISD::ADD, getCurDebugLoc(),
2741                       N.getValueType(), N, IdxN);
2742     }
2743   }
2744   setValue(&I, N);
2745 }
2746
2747 void SelectionDAGLowering::visitAlloca(AllocaInst &I) {
2748   // If this is a fixed sized alloca in the entry block of the function,
2749   // allocate it statically on the stack.
2750   if (FuncInfo.StaticAllocaMap.count(&I))
2751     return;   // getValue will auto-populate this.
2752
2753   const Type *Ty = I.getAllocatedType();
2754   uint64_t TySize = TLI.getTargetData()->getTypePaddedSize(Ty);
2755   unsigned Align =
2756     std::max((unsigned)TLI.getTargetData()->getPrefTypeAlignment(Ty),
2757              I.getAlignment());
2758
2759   SDValue AllocSize = getValue(I.getArraySize());
2760   MVT IntPtr = TLI.getPointerTy();
2761   if (IntPtr.bitsLT(AllocSize.getValueType()))
2762     AllocSize = DAG.getNode(ISD::TRUNCATE, getCurDebugLoc(),
2763                             IntPtr, AllocSize);
2764   else if (IntPtr.bitsGT(AllocSize.getValueType()))
2765     AllocSize = DAG.getNode(ISD::ZERO_EXTEND, getCurDebugLoc(),
2766                             IntPtr, AllocSize);
2767
2768   AllocSize = DAG.getNode(ISD::MUL, getCurDebugLoc(), IntPtr, AllocSize,
2769                           DAG.getIntPtrConstant(TySize));
2770
2771   // Handle alignment.  If the requested alignment is less than or equal to
2772   // the stack alignment, ignore it.  If the size is greater than or equal to
2773   // the stack alignment, we note this in the DYNAMIC_STACKALLOC node.
2774   unsigned StackAlign =
2775     TLI.getTargetMachine().getFrameInfo()->getStackAlignment();
2776   if (Align <= StackAlign)
2777     Align = 0;
2778
2779   // Round the size of the allocation up to the stack alignment size
2780   // by add SA-1 to the size.
2781   AllocSize = DAG.getNode(ISD::ADD, getCurDebugLoc(),
2782                           AllocSize.getValueType(), AllocSize,
2783                           DAG.getIntPtrConstant(StackAlign-1));
2784   // Mask out the low bits for alignment purposes.
2785   AllocSize = DAG.getNode(ISD::AND, getCurDebugLoc(),
2786                           AllocSize.getValueType(), AllocSize,
2787                           DAG.getIntPtrConstant(~(uint64_t)(StackAlign-1)));
2788
2789   SDValue Ops[] = { getRoot(), AllocSize, DAG.getIntPtrConstant(Align) };
2790   const MVT *VTs = DAG.getNodeValueTypes(AllocSize.getValueType(),
2791                                                     MVT::Other);
2792   SDValue DSA = DAG.getNode(ISD::DYNAMIC_STACKALLOC, getCurDebugLoc(),
2793                             VTs, 2, Ops, 3);
2794   setValue(&I, DSA);
2795   DAG.setRoot(DSA.getValue(1));
2796
2797   // Inform the Frame Information that we have just allocated a variable-sized
2798   // object.
2799   CurMBB->getParent()->getFrameInfo()->CreateVariableSizedObject();
2800 }
2801
2802 void SelectionDAGLowering::visitLoad(LoadInst &I) {
2803   const Value *SV = I.getOperand(0);
2804   SDValue Ptr = getValue(SV);
2805
2806   const Type *Ty = I.getType();
2807   bool isVolatile = I.isVolatile();
2808   unsigned Alignment = I.getAlignment();
2809
2810   SmallVector<MVT, 4> ValueVTs;
2811   SmallVector<uint64_t, 4> Offsets;
2812   ComputeValueVTs(TLI, Ty, ValueVTs, &Offsets);
2813   unsigned NumValues = ValueVTs.size();
2814   if (NumValues == 0)
2815     return;
2816
2817   SDValue Root;
2818   bool ConstantMemory = false;
2819   if (I.isVolatile())
2820     // Serialize volatile loads with other side effects.
2821     Root = getRoot();
2822   else if (AA->pointsToConstantMemory(SV)) {
2823     // Do not serialize (non-volatile) loads of constant memory with anything.
2824     Root = DAG.getEntryNode();
2825     ConstantMemory = true;
2826   } else {
2827     // Do not serialize non-volatile loads against each other.
2828     Root = DAG.getRoot();
2829   }
2830
2831   SmallVector<SDValue, 4> Values(NumValues);
2832   SmallVector<SDValue, 4> Chains(NumValues);
2833   MVT PtrVT = Ptr.getValueType();
2834   for (unsigned i = 0; i != NumValues; ++i) {
2835     SDValue L = DAG.getLoad(ValueVTs[i], getCurDebugLoc(), Root,
2836                               DAG.getNode(ISD::ADD, getCurDebugLoc(),
2837                                           PtrVT, Ptr,
2838                                           DAG.getConstant(Offsets[i], PtrVT)),
2839                               SV, Offsets[i],
2840                               isVolatile, Alignment);
2841     Values[i] = L;
2842     Chains[i] = L.getValue(1);
2843   }
2844
2845   if (!ConstantMemory) {
2846     SDValue Chain = DAG.getNode(ISD::TokenFactor, getCurDebugLoc(),
2847                                   MVT::Other,
2848                                   &Chains[0], NumValues);
2849     if (isVolatile)
2850       DAG.setRoot(Chain);
2851     else
2852       PendingLoads.push_back(Chain);
2853   }
2854
2855   setValue(&I, DAG.getNode(ISD::MERGE_VALUES, getCurDebugLoc(),
2856                            DAG.getVTList(&ValueVTs[0], NumValues),
2857                            &Values[0], NumValues));
2858 }
2859
2860
2861 void SelectionDAGLowering::visitStore(StoreInst &I) {
2862   Value *SrcV = I.getOperand(0);
2863   Value *PtrV = I.getOperand(1);
2864
2865   SmallVector<MVT, 4> ValueVTs;
2866   SmallVector<uint64_t, 4> Offsets;
2867   ComputeValueVTs(TLI, SrcV->getType(), ValueVTs, &Offsets);
2868   unsigned NumValues = ValueVTs.size();
2869   if (NumValues == 0)
2870     return;
2871
2872   // Get the lowered operands. Note that we do this after
2873   // checking if NumResults is zero, because with zero results
2874   // the operands won't have values in the map.
2875   SDValue Src = getValue(SrcV);
2876   SDValue Ptr = getValue(PtrV);
2877
2878   SDValue Root = getRoot();
2879   SmallVector<SDValue, 4> Chains(NumValues);
2880   MVT PtrVT = Ptr.getValueType();
2881   bool isVolatile = I.isVolatile();
2882   unsigned Alignment = I.getAlignment();
2883   for (unsigned i = 0; i != NumValues; ++i)
2884     Chains[i] = DAG.getStore(Root, getCurDebugLoc(),
2885                              SDValue(Src.getNode(), Src.getResNo() + i),
2886                              DAG.getNode(ISD::ADD, getCurDebugLoc(),
2887                                          PtrVT, Ptr,
2888                                          DAG.getConstant(Offsets[i], PtrVT)),
2889                              PtrV, Offsets[i],
2890                              isVolatile, Alignment);
2891
2892   DAG.setRoot(DAG.getNode(ISD::TokenFactor, getCurDebugLoc(),
2893                           MVT::Other, &Chains[0], NumValues));
2894 }
2895
2896 /// visitTargetIntrinsic - Lower a call of a target intrinsic to an INTRINSIC
2897 /// node.
2898 void SelectionDAGLowering::visitTargetIntrinsic(CallInst &I,
2899                                                 unsigned Intrinsic) {
2900   bool HasChain = !I.doesNotAccessMemory();
2901   bool OnlyLoad = HasChain && I.onlyReadsMemory();
2902
2903   // Build the operand list.
2904   SmallVector<SDValue, 8> Ops;
2905   if (HasChain) {  // If this intrinsic has side-effects, chainify it.
2906     if (OnlyLoad) {
2907       // We don't need to serialize loads against other loads.
2908       Ops.push_back(DAG.getRoot());
2909     } else {
2910       Ops.push_back(getRoot());
2911     }
2912   }
2913
2914   // Info is set by getTgtMemInstrinsic
2915   TargetLowering::IntrinsicInfo Info;
2916   bool IsTgtIntrinsic = TLI.getTgtMemIntrinsic(Info, I, Intrinsic);
2917
2918   // Add the intrinsic ID as an integer operand if it's not a target intrinsic.
2919   if (!IsTgtIntrinsic)
2920     Ops.push_back(DAG.getConstant(Intrinsic, TLI.getPointerTy()));
2921
2922   // Add all operands of the call to the operand list.
2923   for (unsigned i = 1, e = I.getNumOperands(); i != e; ++i) {
2924     SDValue Op = getValue(I.getOperand(i));
2925     assert(TLI.isTypeLegal(Op.getValueType()) &&
2926            "Intrinsic uses a non-legal type?");
2927     Ops.push_back(Op);
2928   }
2929
2930   std::vector<MVT> VTs;
2931   if (I.getType() != Type::VoidTy) {
2932     MVT VT = TLI.getValueType(I.getType());
2933     if (VT.isVector()) {
2934       const VectorType *DestTy = cast<VectorType>(I.getType());
2935       MVT EltVT = TLI.getValueType(DestTy->getElementType());
2936
2937       VT = MVT::getVectorVT(EltVT, DestTy->getNumElements());
2938       assert(VT != MVT::Other && "Intrinsic uses a non-legal type?");
2939     }
2940
2941     assert(TLI.isTypeLegal(VT) && "Intrinsic uses a non-legal type?");
2942     VTs.push_back(VT);
2943   }
2944   if (HasChain)
2945     VTs.push_back(MVT::Other);
2946
2947   const MVT *VTList = DAG.getNodeValueTypes(VTs);
2948
2949   // Create the node.
2950   SDValue Result;
2951   if (IsTgtIntrinsic) {
2952     // This is target intrinsic that touches memory
2953     Result = DAG.getMemIntrinsicNode(Info.opc, getCurDebugLoc(),
2954                                      VTList, VTs.size(),
2955                                      &Ops[0], Ops.size(),
2956                                      Info.memVT, Info.ptrVal, Info.offset,
2957                                      Info.align, Info.vol,
2958                                      Info.readMem, Info.writeMem);
2959   }
2960   else if (!HasChain)
2961     Result = DAG.getNode(ISD::INTRINSIC_WO_CHAIN, getCurDebugLoc(),
2962                          VTList, VTs.size(),
2963                          &Ops[0], Ops.size());
2964   else if (I.getType() != Type::VoidTy)
2965     Result = DAG.getNode(ISD::INTRINSIC_W_CHAIN, getCurDebugLoc(),
2966                          VTList, VTs.size(),
2967                          &Ops[0], Ops.size());
2968   else
2969     Result = DAG.getNode(ISD::INTRINSIC_VOID, getCurDebugLoc(),
2970                          VTList, VTs.size(),
2971                          &Ops[0], Ops.size());
2972
2973   if (HasChain) {
2974     SDValue Chain = Result.getValue(Result.getNode()->getNumValues()-1);
2975     if (OnlyLoad)
2976       PendingLoads.push_back(Chain);
2977     else
2978       DAG.setRoot(Chain);
2979   }
2980   if (I.getType() != Type::VoidTy) {
2981     if (const VectorType *PTy = dyn_cast<VectorType>(I.getType())) {
2982       MVT VT = TLI.getValueType(PTy);
2983       Result = DAG.getNode(ISD::BIT_CONVERT, getCurDebugLoc(), VT, Result);
2984     }
2985     setValue(&I, Result);
2986   }
2987 }
2988
2989 /// ExtractTypeInfo - Returns the type info, possibly bitcast, encoded in V.
2990 static GlobalVariable *ExtractTypeInfo(Value *V) {
2991   V = V->stripPointerCasts();
2992   GlobalVariable *GV = dyn_cast<GlobalVariable>(V);
2993   assert ((GV || isa<ConstantPointerNull>(V)) &&
2994           "TypeInfo must be a global variable or NULL");
2995   return GV;
2996 }
2997
2998 namespace llvm {
2999
3000 /// AddCatchInfo - Extract the personality and type infos from an eh.selector
3001 /// call, and add them to the specified machine basic block.
3002 void AddCatchInfo(CallInst &I, MachineModuleInfo *MMI,
3003                   MachineBasicBlock *MBB) {
3004   // Inform the MachineModuleInfo of the personality for this landing pad.
3005   ConstantExpr *CE = cast<ConstantExpr>(I.getOperand(2));
3006   assert(CE->getOpcode() == Instruction::BitCast &&
3007          isa<Function>(CE->getOperand(0)) &&
3008          "Personality should be a function");
3009   MMI->addPersonality(MBB, cast<Function>(CE->getOperand(0)));
3010
3011   // Gather all the type infos for this landing pad and pass them along to
3012   // MachineModuleInfo.
3013   std::vector<GlobalVariable *> TyInfo;
3014   unsigned N = I.getNumOperands();
3015
3016   for (unsigned i = N - 1; i > 2; --i) {
3017     if (ConstantInt *CI = dyn_cast<ConstantInt>(I.getOperand(i))) {
3018       unsigned FilterLength = CI->getZExtValue();
3019       unsigned FirstCatch = i + FilterLength + !FilterLength;
3020       assert (FirstCatch <= N && "Invalid filter length");
3021
3022       if (FirstCatch < N) {
3023         TyInfo.reserve(N - FirstCatch);
3024         for (unsigned j = FirstCatch; j < N; ++j)
3025           TyInfo.push_back(ExtractTypeInfo(I.getOperand(j)));
3026         MMI->addCatchTypeInfo(MBB, TyInfo);
3027         TyInfo.clear();
3028       }
3029
3030       if (!FilterLength) {
3031         // Cleanup.
3032         MMI->addCleanup(MBB);
3033       } else {
3034         // Filter.
3035         TyInfo.reserve(FilterLength - 1);
3036         for (unsigned j = i + 1; j < FirstCatch; ++j)
3037           TyInfo.push_back(ExtractTypeInfo(I.getOperand(j)));
3038         MMI->addFilterTypeInfo(MBB, TyInfo);
3039         TyInfo.clear();
3040       }
3041
3042       N = i;
3043     }
3044   }
3045
3046   if (N > 3) {
3047     TyInfo.reserve(N - 3);
3048     for (unsigned j = 3; j < N; ++j)
3049       TyInfo.push_back(ExtractTypeInfo(I.getOperand(j)));
3050     MMI->addCatchTypeInfo(MBB, TyInfo);
3051   }
3052 }
3053
3054 }
3055
3056 /// GetSignificand - Get the significand and build it into a floating-point
3057 /// number with exponent of 1:
3058 ///
3059 ///   Op = (Op & 0x007fffff) | 0x3f800000;
3060 ///
3061 /// where Op is the hexidecimal representation of floating point value.
3062 static SDValue
3063 GetSignificand(SelectionDAG &DAG, SDValue Op, DebugLoc dl) {
3064   SDValue t1 = DAG.getNode(ISD::AND, dl, MVT::i32, Op,
3065                            DAG.getConstant(0x007fffff, MVT::i32));
3066   SDValue t2 = DAG.getNode(ISD::OR, dl, MVT::i32, t1,
3067                            DAG.getConstant(0x3f800000, MVT::i32));
3068   return DAG.getNode(ISD::BIT_CONVERT, dl, MVT::f32, t2);
3069 }
3070
3071 /// GetExponent - Get the exponent:
3072 ///
3073 ///   (float)(int)(((Op & 0x7f800000) >> 23) - 127);
3074 ///
3075 /// where Op is the hexidecimal representation of floating point value.
3076 static SDValue
3077 GetExponent(SelectionDAG &DAG, SDValue Op, const TargetLowering &TLI,
3078             DebugLoc dl) {
3079   SDValue t0 = DAG.getNode(ISD::AND, dl, MVT::i32, Op,
3080                            DAG.getConstant(0x7f800000, MVT::i32));
3081   SDValue t1 = DAG.getNode(ISD::SRL, dl, MVT::i32, t0,
3082                            DAG.getConstant(23, TLI.getPointerTy()));
3083   SDValue t2 = DAG.getNode(ISD::SUB, dl, MVT::i32, t1,
3084                            DAG.getConstant(127, MVT::i32));
3085   return DAG.getNode(ISD::SINT_TO_FP, dl, MVT::f32, t2);
3086 }
3087
3088 /// getF32Constant - Get 32-bit floating point constant.
3089 static SDValue
3090 getF32Constant(SelectionDAG &DAG, unsigned Flt) {
3091   return DAG.getConstantFP(APFloat(APInt(32, Flt)), MVT::f32);
3092 }
3093
3094 /// Inlined utility function to implement binary input atomic intrinsics for
3095 /// visitIntrinsicCall: I is a call instruction
3096 ///                     Op is the associated NodeType for I
3097 const char *
3098 SelectionDAGLowering::implVisitBinaryAtomic(CallInst& I, ISD::NodeType Op) {
3099   SDValue Root = getRoot();
3100   SDValue L =
3101     DAG.getAtomic(Op, getCurDebugLoc(),
3102                   getValue(I.getOperand(2)).getValueType().getSimpleVT(),
3103                   Root,
3104                   getValue(I.getOperand(1)),
3105                   getValue(I.getOperand(2)),
3106                   I.getOperand(1));
3107   setValue(&I, L);
3108   DAG.setRoot(L.getValue(1));
3109   return 0;
3110 }
3111
3112 // implVisitAluOverflow - Lower arithmetic overflow instrinsics.
3113 const char *
3114 SelectionDAGLowering::implVisitAluOverflow(CallInst &I, ISD::NodeType Op) {
3115   SDValue Op1 = getValue(I.getOperand(1));
3116   SDValue Op2 = getValue(I.getOperand(2));
3117
3118   MVT ValueVTs[] = { Op1.getValueType(), MVT::i1 };
3119   SDValue Ops[] = { Op1, Op2 };
3120
3121   SDValue Result = DAG.getNode(Op, getCurDebugLoc(),
3122                                DAG.getVTList(&ValueVTs[0], 2), &Ops[0], 2);
3123
3124   setValue(&I, Result);
3125   return 0;
3126 }
3127
3128 /// visitExp - Lower an exp intrinsic. Handles the special sequences for
3129 /// limited-precision mode.
3130 void
3131 SelectionDAGLowering::visitExp(CallInst &I) {
3132   SDValue result;
3133   DebugLoc dl = getCurDebugLoc();
3134
3135   if (getValue(I.getOperand(1)).getValueType() == MVT::f32 &&
3136       LimitFloatPrecision > 0 && LimitFloatPrecision <= 18) {
3137     SDValue Op = getValue(I.getOperand(1));
3138
3139     // Put the exponent in the right bit position for later addition to the
3140     // final result:
3141     //
3142     //   #define LOG2OFe 1.4426950f
3143     //   IntegerPartOfX = ((int32_t)(X * LOG2OFe));
3144     SDValue t0 = DAG.getNode(ISD::FMUL, dl, MVT::f32, Op,
3145                              getF32Constant(DAG, 0x3fb8aa3b));
3146     SDValue IntegerPartOfX = DAG.getNode(ISD::FP_TO_SINT, dl, MVT::i32, t0);
3147
3148     //   FractionalPartOfX = (X * LOG2OFe) - (float)IntegerPartOfX;
3149     SDValue t1 = DAG.getNode(ISD::SINT_TO_FP, dl, MVT::f32, IntegerPartOfX);
3150     SDValue X = DAG.getNode(ISD::FSUB, dl, MVT::f32, t0, t1);
3151
3152     //   IntegerPartOfX <<= 23;
3153     IntegerPartOfX = DAG.getNode(ISD::SHL, dl, MVT::i32, IntegerPartOfX,
3154                                  DAG.getConstant(23, TLI.getPointerTy()));
3155
3156     if (LimitFloatPrecision <= 6) {
3157       // For floating-point precision of 6:
3158       //
3159       //   TwoToFractionalPartOfX =
3160       //     0.997535578f +
3161       //       (0.735607626f + 0.252464424f * x) * x;
3162       //
3163       // error 0.0144103317, which is 6 bits
3164       SDValue t2 = DAG.getNode(ISD::FMUL, dl, MVT::f32, X,
3165                                getF32Constant(DAG, 0x3e814304));
3166       SDValue t3 = DAG.getNode(ISD::FADD, dl, MVT::f32, t2,
3167                                getF32Constant(DAG, 0x3f3c50c8));
3168       SDValue t4 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t3, X);
3169       SDValue t5 = DAG.getNode(ISD::FADD, dl, MVT::f32, t4,
3170                                getF32Constant(DAG, 0x3f7f5e7e));
3171       SDValue TwoToFracPartOfX = DAG.getNode(ISD::BIT_CONVERT, dl,MVT::i32, t5);
3172
3173       // Add the exponent into the result in integer domain.
3174       SDValue t6 = DAG.getNode(ISD::ADD, dl, MVT::i32,
3175                                TwoToFracPartOfX, IntegerPartOfX);
3176
3177       result = DAG.getNode(ISD::BIT_CONVERT, dl, MVT::f32, t6);
3178     } else if (LimitFloatPrecision > 6 && LimitFloatPrecision <= 12) {
3179       // For floating-point precision of 12:
3180       //
3181       //   TwoToFractionalPartOfX =
3182       //     0.999892986f +
3183       //       (0.696457318f +
3184       //         (0.224338339f + 0.792043434e-1f * x) * x) * x;
3185       //
3186       // 0.000107046256 error, which is 13 to 14 bits
3187       SDValue t2 = DAG.getNode(ISD::FMUL, dl, MVT::f32, X,
3188                                getF32Constant(DAG, 0x3da235e3));
3189       SDValue t3 = DAG.getNode(ISD::FADD, dl, MVT::f32, t2,
3190                                getF32Constant(DAG, 0x3e65b8f3));
3191       SDValue t4 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t3, X);
3192       SDValue t5 = DAG.getNode(ISD::FADD, dl, MVT::f32, t4,
3193                                getF32Constant(DAG, 0x3f324b07));
3194       SDValue t6 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t5, X);
3195       SDValue t7 = DAG.getNode(ISD::FADD, dl, MVT::f32, t6,
3196                                getF32Constant(DAG, 0x3f7ff8fd));
3197       SDValue TwoToFracPartOfX = DAG.getNode(ISD::BIT_CONVERT, dl,MVT::i32, t7);
3198
3199       // Add the exponent into the result in integer domain.
3200       SDValue t8 = DAG.getNode(ISD::ADD, dl, MVT::i32,
3201                                TwoToFracPartOfX, IntegerPartOfX);
3202
3203       result = DAG.getNode(ISD::BIT_CONVERT, dl, MVT::f32, t8);
3204     } else { // LimitFloatPrecision > 12 && LimitFloatPrecision <= 18
3205       // For floating-point precision of 18:
3206       //
3207       //   TwoToFractionalPartOfX =
3208       //     0.999999982f +
3209       //       (0.693148872f +
3210       //         (0.240227044f +
3211       //           (0.554906021e-1f +
3212       //             (0.961591928e-2f +
3213       //               (0.136028312e-2f + 0.157059148e-3f *x)*x)*x)*x)*x)*x;
3214       //
3215       // error 2.47208000*10^(-7), which is better than 18 bits
3216       SDValue t2 = DAG.getNode(ISD::FMUL, dl, MVT::f32, X,
3217                                getF32Constant(DAG, 0x3924b03e));
3218       SDValue t3 = DAG.getNode(ISD::FADD, dl, MVT::f32, t2,
3219                                getF32Constant(DAG, 0x3ab24b87));
3220       SDValue t4 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t3, X);
3221       SDValue t5 = DAG.getNode(ISD::FADD, dl, MVT::f32, t4,
3222                                getF32Constant(DAG, 0x3c1d8c17));
3223       SDValue t6 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t5, X);
3224       SDValue t7 = DAG.getNode(ISD::FADD, dl, MVT::f32, t6,
3225                                getF32Constant(DAG, 0x3d634a1d));
3226       SDValue t8 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t7, X);
3227       SDValue t9 = DAG.getNode(ISD::FADD, dl, MVT::f32, t8,
3228                                getF32Constant(DAG, 0x3e75fe14));
3229       SDValue t10 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t9, X);
3230       SDValue t11 = DAG.getNode(ISD::FADD, dl, MVT::f32, t10,
3231                                 getF32Constant(DAG, 0x3f317234));
3232       SDValue t12 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t11, X);
3233       SDValue t13 = DAG.getNode(ISD::FADD, dl, MVT::f32, t12,
3234                                 getF32Constant(DAG, 0x3f800000));
3235       SDValue TwoToFracPartOfX = DAG.getNode(ISD::BIT_CONVERT, dl,
3236                                              MVT::i32, t13);
3237
3238       // Add the exponent into the result in integer domain.
3239       SDValue t14 = DAG.getNode(ISD::ADD, dl, MVT::i32,
3240                                 TwoToFracPartOfX, IntegerPartOfX);
3241
3242       result = DAG.getNode(ISD::BIT_CONVERT, dl, MVT::f32, t14);
3243     }
3244   } else {
3245     // No special expansion.
3246     result = DAG.getNode(ISD::FEXP, dl,
3247                          getValue(I.getOperand(1)).getValueType(),
3248                          getValue(I.getOperand(1)));
3249   }
3250
3251   setValue(&I, result);
3252 }
3253
3254 /// visitLog - Lower a log intrinsic. Handles the special sequences for
3255 /// limited-precision mode.
3256 void
3257 SelectionDAGLowering::visitLog(CallInst &I) {
3258   SDValue result;
3259   DebugLoc dl = getCurDebugLoc();
3260
3261   if (getValue(I.getOperand(1)).getValueType() == MVT::f32 &&
3262       LimitFloatPrecision > 0 && LimitFloatPrecision <= 18) {
3263     SDValue Op = getValue(I.getOperand(1));
3264     SDValue Op1 = DAG.getNode(ISD::BIT_CONVERT, dl, MVT::i32, Op);
3265
3266     // Scale the exponent by log(2) [0.69314718f].
3267     SDValue Exp = GetExponent(DAG, Op1, TLI, dl);
3268     SDValue LogOfExponent = DAG.getNode(ISD::FMUL, dl, MVT::f32, Exp,
3269                                         getF32Constant(DAG, 0x3f317218));
3270
3271     // Get the significand and build it into a floating-point number with
3272     // exponent of 1.
3273     SDValue X = GetSignificand(DAG, Op1, dl);
3274
3275     if (LimitFloatPrecision <= 6) {
3276       // For floating-point precision of 6:
3277       //
3278       //   LogofMantissa =
3279       //     -1.1609546f +
3280       //       (1.4034025f - 0.23903021f * x) * x;
3281       //
3282       // error 0.0034276066, which is better than 8 bits
3283       SDValue t0 = DAG.getNode(ISD::FMUL, dl, MVT::f32, X,
3284                                getF32Constant(DAG, 0xbe74c456));
3285       SDValue t1 = DAG.getNode(ISD::FADD, dl, MVT::f32, t0,
3286                                getF32Constant(DAG, 0x3fb3a2b1));
3287       SDValue t2 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t1, X);
3288       SDValue LogOfMantissa = DAG.getNode(ISD::FSUB, dl, MVT::f32, t2,
3289                                           getF32Constant(DAG, 0x3f949a29));
3290
3291       result = DAG.getNode(ISD::FADD, dl,
3292                            MVT::f32, LogOfExponent, LogOfMantissa);
3293     } else if (LimitFloatPrecision > 6 && LimitFloatPrecision <= 12) {
3294       // For floating-point precision of 12:
3295       //
3296       //   LogOfMantissa =
3297       //     -1.7417939f +
3298       //       (2.8212026f +
3299       //         (-1.4699568f +
3300       //           (0.44717955f - 0.56570851e-1f * x) * x) * x) * x;
3301       //
3302       // error 0.000061011436, which is 14 bits
3303       SDValue t0 = DAG.getNode(ISD::FMUL, dl, MVT::f32, X,
3304                                getF32Constant(DAG, 0xbd67b6d6));
3305       SDValue t1 = DAG.getNode(ISD::FADD, dl, MVT::f32, t0,
3306                                getF32Constant(DAG, 0x3ee4f4b8));
3307       SDValue t2 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t1, X);
3308       SDValue t3 = DAG.getNode(ISD::FSUB, dl, MVT::f32, t2,
3309                                getF32Constant(DAG, 0x3fbc278b));
3310       SDValue t4 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t3, X);
3311       SDValue t5 = DAG.getNode(ISD::FADD, dl, MVT::f32, t4,
3312                                getF32Constant(DAG, 0x40348e95));
3313       SDValue t6 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t5, X);
3314       SDValue LogOfMantissa = DAG.getNode(ISD::FSUB, dl, MVT::f32, t6,
3315                                           getF32Constant(DAG, 0x3fdef31a));
3316
3317       result = DAG.getNode(ISD::FADD, dl,
3318                            MVT::f32, LogOfExponent, LogOfMantissa);
3319     } else { // LimitFloatPrecision > 12 && LimitFloatPrecision <= 18
3320       // For floating-point precision of 18:
3321       //
3322       //   LogOfMantissa =
3323       //     -2.1072184f +
3324       //       (4.2372794f +
3325       //         (-3.7029485f +
3326       //           (2.2781945f +
3327       //             (-0.87823314f +
3328       //               (0.19073739f - 0.17809712e-1f * x) * x) * x) * x) * x)*x;
3329       //
3330       // error 0.0000023660568, which is better than 18 bits
3331       SDValue t0 = DAG.getNode(ISD::FMUL, dl, MVT::f32, X,
3332                                getF32Constant(DAG, 0xbc91e5ac));
3333       SDValue t1 = DAG.getNode(ISD::FADD, dl, MVT::f32, t0,
3334                                getF32Constant(DAG, 0x3e4350aa));
3335       SDValue t2 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t1, X);
3336       SDValue t3 = DAG.getNode(ISD::FSUB, dl, MVT::f32, t2,
3337                                getF32Constant(DAG, 0x3f60d3e3));
3338       SDValue t4 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t3, X);
3339       SDValue t5 = DAG.getNode(ISD::FADD, dl, MVT::f32, t4,
3340                                getF32Constant(DAG, 0x4011cdf0));
3341       SDValue t6 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t5, X);
3342       SDValue t7 = DAG.getNode(ISD::FSUB, dl, MVT::f32, t6,
3343                                getF32Constant(DAG, 0x406cfd1c));
3344       SDValue t8 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t7, X);
3345       SDValue t9 = DAG.getNode(ISD::FADD, dl, MVT::f32, t8,
3346                                getF32Constant(DAG, 0x408797cb));
3347       SDValue t10 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t9, X);
3348       SDValue LogOfMantissa = DAG.getNode(ISD::FSUB, dl, MVT::f32, t10,
3349                                           getF32Constant(DAG, 0x4006dcab));
3350
3351       result = DAG.getNode(ISD::FADD, dl,
3352                            MVT::f32, LogOfExponent, LogOfMantissa);
3353     }
3354   } else {
3355     // No special expansion.
3356     result = DAG.getNode(ISD::FLOG, dl,
3357                          getValue(I.getOperand(1)).getValueType(),
3358                          getValue(I.getOperand(1)));
3359   }
3360
3361   setValue(&I, result);
3362 }
3363
3364 /// visitLog2 - Lower a log2 intrinsic. Handles the special sequences for
3365 /// limited-precision mode.
3366 void
3367 SelectionDAGLowering::visitLog2(CallInst &I) {
3368   SDValue result;
3369   DebugLoc dl = getCurDebugLoc();
3370
3371   if (getValue(I.getOperand(1)).getValueType() == MVT::f32 &&
3372       LimitFloatPrecision > 0 && LimitFloatPrecision <= 18) {
3373     SDValue Op = getValue(I.getOperand(1));
3374     SDValue Op1 = DAG.getNode(ISD::BIT_CONVERT, dl, MVT::i32, Op);
3375
3376     // Get the exponent.
3377     SDValue LogOfExponent = GetExponent(DAG, Op1, TLI, dl);
3378
3379     // Get the significand and build it into a floating-point number with
3380     // exponent of 1.
3381     SDValue X = GetSignificand(DAG, Op1, dl);
3382
3383     // Different possible minimax approximations of significand in
3384     // floating-point for various degrees of accuracy over [1,2].
3385     if (LimitFloatPrecision <= 6) {
3386       // For floating-point precision of 6:
3387       //
3388       //   Log2ofMantissa = -1.6749035f + (2.0246817f - .34484768f * x) * x;
3389       //
3390       // error 0.0049451742, which is more than 7 bits
3391       SDValue t0 = DAG.getNode(ISD::FMUL, dl, MVT::f32, X,
3392                                getF32Constant(DAG, 0xbeb08fe0));
3393       SDValue t1 = DAG.getNode(ISD::FADD, dl, MVT::f32, t0,
3394                                getF32Constant(DAG, 0x40019463));
3395       SDValue t2 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t1, X);
3396       SDValue Log2ofMantissa = DAG.getNode(ISD::FSUB, dl, MVT::f32, t2,
3397                                            getF32Constant(DAG, 0x3fd6633d));
3398
3399       result = DAG.getNode(ISD::FADD, dl,
3400                            MVT::f32, LogOfExponent, Log2ofMantissa);
3401     } else if (LimitFloatPrecision > 6 && LimitFloatPrecision <= 12) {
3402       // For floating-point precision of 12:
3403       //
3404       //   Log2ofMantissa =
3405       //     -2.51285454f +
3406       //       (4.07009056f +
3407       //         (-2.12067489f +
3408       //           (.645142248f - 0.816157886e-1f * x) * x) * x) * x;
3409       //
3410       // error 0.0000876136000, which is better than 13 bits
3411       SDValue t0 = DAG.getNode(ISD::FMUL, dl, MVT::f32, X,
3412                                getF32Constant(DAG, 0xbda7262e));
3413       SDValue t1 = DAG.getNode(ISD::FADD, dl, MVT::f32, t0,
3414                                getF32Constant(DAG, 0x3f25280b));
3415       SDValue t2 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t1, X);
3416       SDValue t3 = DAG.getNode(ISD::FSUB, dl, MVT::f32, t2,
3417                                getF32Constant(DAG, 0x4007b923));
3418       SDValue t4 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t3, X);
3419       SDValue t5 = DAG.getNode(ISD::FADD, dl, MVT::f32, t4,
3420                                getF32Constant(DAG, 0x40823e2f));
3421       SDValue t6 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t5, X);
3422       SDValue Log2ofMantissa = DAG.getNode(ISD::FSUB, dl, MVT::f32, t6,
3423                                            getF32Constant(DAG, 0x4020d29c));
3424
3425       result = DAG.getNode(ISD::FADD, dl,
3426                            MVT::f32, LogOfExponent, Log2ofMantissa);
3427     } else { // LimitFloatPrecision > 12 && LimitFloatPrecision <= 18
3428       // For floating-point precision of 18:
3429       //
3430       //   Log2ofMantissa =
3431       //     -3.0400495f +
3432       //       (6.1129976f +
3433       //         (-5.3420409f +
3434       //           (3.2865683f +
3435       //             (-1.2669343f +
3436       //               (0.27515199f -
3437       //                 0.25691327e-1f * x) * x) * x) * x) * x) * x;
3438       //
3439       // error 0.0000018516, which is better than 18 bits
3440       SDValue t0 = DAG.getNode(ISD::FMUL, dl, MVT::f32, X,
3441                                getF32Constant(DAG, 0xbcd2769e));
3442       SDValue t1 = DAG.getNode(ISD::FADD, dl, MVT::f32, t0,
3443                                getF32Constant(DAG, 0x3e8ce0b9));
3444       SDValue t2 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t1, X);
3445       SDValue t3 = DAG.getNode(ISD::FSUB, dl, MVT::f32, t2,
3446                                getF32Constant(DAG, 0x3fa22ae7));
3447       SDValue t4 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t3, X);
3448       SDValue t5 = DAG.getNode(ISD::FADD, dl, MVT::f32, t4,
3449                                getF32Constant(DAG, 0x40525723));
3450       SDValue t6 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t5, X);
3451       SDValue t7 = DAG.getNode(ISD::FSUB, dl, MVT::f32, t6,
3452                                getF32Constant(DAG, 0x40aaf200));
3453       SDValue t8 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t7, X);
3454       SDValue t9 = DAG.getNode(ISD::FADD, dl, MVT::f32, t8,
3455                                getF32Constant(DAG, 0x40c39dad));
3456       SDValue t10 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t9, X);
3457       SDValue Log2ofMantissa = DAG.getNode(ISD::FSUB, dl, MVT::f32, t10,
3458                                            getF32Constant(DAG, 0x4042902c));
3459
3460       result = DAG.getNode(ISD::FADD, dl,
3461                            MVT::f32, LogOfExponent, Log2ofMantissa);
3462     }
3463   } else {
3464     // No special expansion.
3465     result = DAG.getNode(ISD::FLOG2, dl,
3466                          getValue(I.getOperand(1)).getValueType(),
3467                          getValue(I.getOperand(1)));
3468   }
3469
3470   setValue(&I, result);
3471 }
3472
3473 /// visitLog10 - Lower a log10 intrinsic. Handles the special sequences for
3474 /// limited-precision mode.
3475 void
3476 SelectionDAGLowering::visitLog10(CallInst &I) {
3477   SDValue result;
3478   DebugLoc dl = getCurDebugLoc();
3479
3480   if (getValue(I.getOperand(1)).getValueType() == MVT::f32 &&
3481       LimitFloatPrecision > 0 && LimitFloatPrecision <= 18) {
3482     SDValue Op = getValue(I.getOperand(1));
3483     SDValue Op1 = DAG.getNode(ISD::BIT_CONVERT, dl, MVT::i32, Op);
3484
3485     // Scale the exponent by log10(2) [0.30102999f].
3486     SDValue Exp = GetExponent(DAG, Op1, TLI, dl);
3487     SDValue LogOfExponent = DAG.getNode(ISD::FMUL, dl, MVT::f32, Exp,
3488                                         getF32Constant(DAG, 0x3e9a209a));
3489
3490     // Get the significand and build it into a floating-point number with
3491     // exponent of 1.
3492     SDValue X = GetSignificand(DAG, Op1, dl);
3493
3494     if (LimitFloatPrecision <= 6) {
3495       // For floating-point precision of 6:
3496       //
3497       //   Log10ofMantissa =
3498       //     -0.50419619f +
3499       //       (0.60948995f - 0.10380950f * x) * x;
3500       //
3501       // error 0.0014886165, which is 6 bits
3502       SDValue t0 = DAG.getNode(ISD::FMUL, dl, MVT::f32, X,
3503                                getF32Constant(DAG, 0xbdd49a13));
3504       SDValue t1 = DAG.getNode(ISD::FADD, dl, MVT::f32, t0,
3505                                getF32Constant(DAG, 0x3f1c0789));
3506       SDValue t2 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t1, X);
3507       SDValue Log10ofMantissa = DAG.getNode(ISD::FSUB, dl, MVT::f32, t2,
3508                                             getF32Constant(DAG, 0x3f011300));
3509
3510       result = DAG.getNode(ISD::FADD, dl,
3511                            MVT::f32, LogOfExponent, Log10ofMantissa);
3512     } else if (LimitFloatPrecision > 6 && LimitFloatPrecision <= 12) {
3513       // For floating-point precision of 12:
3514       //
3515       //   Log10ofMantissa =
3516       //     -0.64831180f +
3517       //       (0.91751397f +
3518       //         (-0.31664806f + 0.47637168e-1f * x) * x) * x;
3519       //
3520       // error 0.00019228036, which is better than 12 bits
3521       SDValue t0 = DAG.getNode(ISD::FMUL, dl, MVT::f32, X,
3522                                getF32Constant(DAG, 0x3d431f31));
3523       SDValue t1 = DAG.getNode(ISD::FSUB, dl, MVT::f32, t0,
3524                                getF32Constant(DAG, 0x3ea21fb2));
3525       SDValue t2 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t1, X);
3526       SDValue t3 = DAG.getNode(ISD::FADD, dl, MVT::f32, t2,
3527                                getF32Constant(DAG, 0x3f6ae232));
3528       SDValue t4 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t3, X);
3529       SDValue Log10ofMantissa = DAG.getNode(ISD::FSUB, dl, MVT::f32, t4,
3530                                             getF32Constant(DAG, 0x3f25f7c3));
3531
3532       result = DAG.getNode(ISD::FADD, dl,
3533                            MVT::f32, LogOfExponent, Log10ofMantissa);
3534     } else { // LimitFloatPrecision > 12 && LimitFloatPrecision <= 18
3535       // For floating-point precision of 18:
3536       //
3537       //   Log10ofMantissa =
3538       //     -0.84299375f +
3539       //       (1.5327582f +
3540       //         (-1.0688956f +
3541       //           (0.49102474f +
3542       //             (-0.12539807f + 0.13508273e-1f * x) * x) * x) * x) * x;
3543       //
3544       // error 0.0000037995730, which is better than 18 bits
3545       SDValue t0 = DAG.getNode(ISD::FMUL, dl, MVT::f32, X,
3546                                getF32Constant(DAG, 0x3c5d51ce));
3547       SDValue t1 = DAG.getNode(ISD::FSUB, dl, MVT::f32, t0,
3548                                getF32Constant(DAG, 0x3e00685a));
3549       SDValue t2 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t1, X);
3550       SDValue t3 = DAG.getNode(ISD::FADD, dl, MVT::f32, t2,
3551                                getF32Constant(DAG, 0x3efb6798));
3552       SDValue t4 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t3, X);
3553       SDValue t5 = DAG.getNode(ISD::FSUB, dl, MVT::f32, t4,
3554                                getF32Constant(DAG, 0x3f88d192));
3555       SDValue t6 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t5, X);
3556       SDValue t7 = DAG.getNode(ISD::FADD, dl, MVT::f32, t6,
3557                                getF32Constant(DAG, 0x3fc4316c));
3558       SDValue t8 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t7, X);
3559       SDValue Log10ofMantissa = DAG.getNode(ISD::FSUB, dl, MVT::f32, t8,
3560                                             getF32Constant(DAG, 0x3f57ce70));
3561
3562       result = DAG.getNode(ISD::FADD, dl,
3563                            MVT::f32, LogOfExponent, Log10ofMantissa);
3564     }
3565   } else {
3566     // No special expansion.
3567     result = DAG.getNode(ISD::FLOG10, dl,
3568                          getValue(I.getOperand(1)).getValueType(),
3569                          getValue(I.getOperand(1)));
3570   }
3571
3572   setValue(&I, result);
3573 }
3574
3575 /// visitExp2 - Lower an exp2 intrinsic. Handles the special sequences for
3576 /// limited-precision mode.
3577 void
3578 SelectionDAGLowering::visitExp2(CallInst &I) {
3579   SDValue result;
3580   DebugLoc dl = getCurDebugLoc();
3581
3582   if (getValue(I.getOperand(1)).getValueType() == MVT::f32 &&
3583       LimitFloatPrecision > 0 && LimitFloatPrecision <= 18) {
3584     SDValue Op = getValue(I.getOperand(1));
3585
3586     SDValue IntegerPartOfX = DAG.getNode(ISD::FP_TO_SINT, dl, MVT::i32, Op);
3587
3588     //   FractionalPartOfX = x - (float)IntegerPartOfX;
3589     SDValue t1 = DAG.getNode(ISD::SINT_TO_FP, dl, MVT::f32, IntegerPartOfX);
3590     SDValue X = DAG.getNode(ISD::FSUB, dl, MVT::f32, Op, t1);
3591
3592     //   IntegerPartOfX <<= 23;
3593     IntegerPartOfX = DAG.getNode(ISD::SHL, dl, MVT::i32, IntegerPartOfX,
3594                                  DAG.getConstant(23, TLI.getPointerTy()));
3595
3596     if (LimitFloatPrecision <= 6) {
3597       // For floating-point precision of 6:
3598       //
3599       //   TwoToFractionalPartOfX =
3600       //     0.997535578f +
3601       //       (0.735607626f + 0.252464424f * x) * x;
3602       //
3603       // error 0.0144103317, which is 6 bits
3604       SDValue t2 = DAG.getNode(ISD::FMUL, dl, MVT::f32, X,
3605                                getF32Constant(DAG, 0x3e814304));
3606       SDValue t3 = DAG.getNode(ISD::FADD, dl, MVT::f32, t2,
3607                                getF32Constant(DAG, 0x3f3c50c8));
3608       SDValue t4 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t3, X);
3609       SDValue t5 = DAG.getNode(ISD::FADD, dl, MVT::f32, t4,
3610                                getF32Constant(DAG, 0x3f7f5e7e));
3611       SDValue t6 = DAG.getNode(ISD::BIT_CONVERT, dl, MVT::i32, t5);
3612       SDValue TwoToFractionalPartOfX =
3613         DAG.getNode(ISD::ADD, dl, MVT::i32, t6, IntegerPartOfX);
3614
3615       result = DAG.getNode(ISD::BIT_CONVERT, dl,
3616                            MVT::f32, TwoToFractionalPartOfX);
3617     } else if (LimitFloatPrecision > 6 && LimitFloatPrecision <= 12) {
3618       // For floating-point precision of 12:
3619       //
3620       //   TwoToFractionalPartOfX =
3621       //     0.999892986f +
3622       //       (0.696457318f +
3623       //         (0.224338339f + 0.792043434e-1f * x) * x) * x;
3624       //
3625       // error 0.000107046256, which is 13 to 14 bits
3626       SDValue t2 = DAG.getNode(ISD::FMUL, dl, MVT::f32, X,
3627                                getF32Constant(DAG, 0x3da235e3));
3628       SDValue t3 = DAG.getNode(ISD::FADD, dl, MVT::f32, t2,
3629                                getF32Constant(DAG, 0x3e65b8f3));
3630       SDValue t4 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t3, X);
3631       SDValue t5 = DAG.getNode(ISD::FADD, dl, MVT::f32, t4,
3632                                getF32Constant(DAG, 0x3f324b07));
3633       SDValue t6 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t5, X);
3634       SDValue t7 = DAG.getNode(ISD::FADD, dl, MVT::f32, t6,
3635                                getF32Constant(DAG, 0x3f7ff8fd));
3636       SDValue t8 = DAG.getNode(ISD::BIT_CONVERT, dl, MVT::i32, t7);
3637       SDValue TwoToFractionalPartOfX =
3638         DAG.getNode(ISD::ADD, dl, MVT::i32, t8, IntegerPartOfX);
3639
3640       result = DAG.getNode(ISD::BIT_CONVERT, dl,
3641                            MVT::f32, TwoToFractionalPartOfX);
3642     } else { // LimitFloatPrecision > 12 && LimitFloatPrecision <= 18
3643       // For floating-point precision of 18:
3644       //
3645       //   TwoToFractionalPartOfX =
3646       //     0.999999982f +
3647       //       (0.693148872f +
3648       //         (0.240227044f +
3649       //           (0.554906021e-1f +
3650       //             (0.961591928e-2f +
3651       //               (0.136028312e-2f + 0.157059148e-3f *x)*x)*x)*x)*x)*x;
3652       // error 2.47208000*10^(-7), which is better than 18 bits
3653       SDValue t2 = DAG.getNode(ISD::FMUL, dl, MVT::f32, X,
3654                                getF32Constant(DAG, 0x3924b03e));
3655       SDValue t3 = DAG.getNode(ISD::FADD, dl, MVT::f32, t2,
3656                                getF32Constant(DAG, 0x3ab24b87));
3657       SDValue t4 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t3, X);
3658       SDValue t5 = DAG.getNode(ISD::FADD, dl, MVT::f32, t4,
3659                                getF32Constant(DAG, 0x3c1d8c17));
3660       SDValue t6 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t5, X);
3661       SDValue t7 = DAG.getNode(ISD::FADD, dl, MVT::f32, t6,
3662                                getF32Constant(DAG, 0x3d634a1d));
3663       SDValue t8 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t7, X);
3664       SDValue t9 = DAG.getNode(ISD::FADD, dl, MVT::f32, t8,
3665                                getF32Constant(DAG, 0x3e75fe14));
3666       SDValue t10 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t9, X);
3667       SDValue t11 = DAG.getNode(ISD::FADD, dl, MVT::f32, t10,
3668                                 getF32Constant(DAG, 0x3f317234));
3669       SDValue t12 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t11, X);
3670       SDValue t13 = DAG.getNode(ISD::FADD, dl, MVT::f32, t12,
3671                                 getF32Constant(DAG, 0x3f800000));
3672       SDValue t14 = DAG.getNode(ISD::BIT_CONVERT, dl, MVT::i32, t13);
3673       SDValue TwoToFractionalPartOfX =
3674         DAG.getNode(ISD::ADD, dl, MVT::i32, t14, IntegerPartOfX);
3675
3676       result = DAG.getNode(ISD::BIT_CONVERT, dl,
3677                            MVT::f32, TwoToFractionalPartOfX);
3678     }
3679   } else {
3680     // No special expansion.
3681     result = DAG.getNode(ISD::FEXP2, dl,
3682                          getValue(I.getOperand(1)).getValueType(),
3683                          getValue(I.getOperand(1)));
3684   }
3685
3686   setValue(&I, result);
3687 }
3688
3689 /// visitPow - Lower a pow intrinsic. Handles the special sequences for
3690 /// limited-precision mode with x == 10.0f.
3691 void
3692 SelectionDAGLowering::visitPow(CallInst &I) {
3693   SDValue result;
3694   Value *Val = I.getOperand(1);
3695   DebugLoc dl = getCurDebugLoc();
3696   bool IsExp10 = false;
3697
3698   if (getValue(Val).getValueType() == MVT::f32 &&
3699       getValue(I.getOperand(2)).getValueType() == MVT::f32 &&
3700       LimitFloatPrecision > 0 && LimitFloatPrecision <= 18) {
3701     if (Constant *C = const_cast<Constant*>(dyn_cast<Constant>(Val))) {
3702       if (ConstantFP *CFP = dyn_cast<ConstantFP>(C)) {
3703         APFloat Ten(10.0f);
3704         IsExp10 = CFP->getValueAPF().bitwiseIsEqual(Ten);
3705       }
3706     }
3707   }
3708
3709   if (IsExp10 && LimitFloatPrecision > 0 && LimitFloatPrecision <= 18) {
3710     SDValue Op = getValue(I.getOperand(2));
3711
3712     // Put the exponent in the right bit position for later addition to the
3713     // final result:
3714     //
3715     //   #define LOG2OF10 3.3219281f
3716     //   IntegerPartOfX = (int32_t)(x * LOG2OF10);
3717     SDValue t0 = DAG.getNode(ISD::FMUL, dl, MVT::f32, Op,
3718                              getF32Constant(DAG, 0x40549a78));
3719     SDValue IntegerPartOfX = DAG.getNode(ISD::FP_TO_SINT, dl, MVT::i32, t0);
3720
3721     //   FractionalPartOfX = x - (float)IntegerPartOfX;
3722     SDValue t1 = DAG.getNode(ISD::SINT_TO_FP, dl, MVT::f32, IntegerPartOfX);
3723     SDValue X = DAG.getNode(ISD::FSUB, dl, MVT::f32, t0, t1);
3724
3725     //   IntegerPartOfX <<= 23;
3726     IntegerPartOfX = DAG.getNode(ISD::SHL, dl, MVT::i32, IntegerPartOfX,
3727                                  DAG.getConstant(23, TLI.getPointerTy()));
3728
3729     if (LimitFloatPrecision <= 6) {
3730       // For floating-point precision of 6:
3731       //
3732       //   twoToFractionalPartOfX =
3733       //     0.997535578f +
3734       //       (0.735607626f + 0.252464424f * x) * x;
3735       //
3736       // error 0.0144103317, which is 6 bits
3737       SDValue t2 = DAG.getNode(ISD::FMUL, dl, MVT::f32, X,
3738                                getF32Constant(DAG, 0x3e814304));
3739       SDValue t3 = DAG.getNode(ISD::FADD, dl, MVT::f32, t2,
3740                                getF32Constant(DAG, 0x3f3c50c8));
3741       SDValue t4 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t3, X);
3742       SDValue t5 = DAG.getNode(ISD::FADD, dl, MVT::f32, t4,
3743                                getF32Constant(DAG, 0x3f7f5e7e));
3744       SDValue t6 = DAG.getNode(ISD::BIT_CONVERT, dl, MVT::i32, t5);
3745       SDValue TwoToFractionalPartOfX =
3746         DAG.getNode(ISD::ADD, dl, MVT::i32, t6, IntegerPartOfX);
3747
3748       result = DAG.getNode(ISD::BIT_CONVERT, dl,
3749                            MVT::f32, TwoToFractionalPartOfX);
3750     } else if (LimitFloatPrecision > 6 && LimitFloatPrecision <= 12) {
3751       // For floating-point precision of 12:
3752       //
3753       //   TwoToFractionalPartOfX =
3754       //     0.999892986f +
3755       //       (0.696457318f +
3756       //         (0.224338339f + 0.792043434e-1f * x) * x) * x;
3757       //
3758       // error 0.000107046256, which is 13 to 14 bits
3759       SDValue t2 = DAG.getNode(ISD::FMUL, dl, MVT::f32, X,
3760                                getF32Constant(DAG, 0x3da235e3));
3761       SDValue t3 = DAG.getNode(ISD::FADD, dl, MVT::f32, t2,
3762                                getF32Constant(DAG, 0x3e65b8f3));
3763       SDValue t4 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t3, X);
3764       SDValue t5 = DAG.getNode(ISD::FADD, dl, MVT::f32, t4,
3765                                getF32Constant(DAG, 0x3f324b07));
3766       SDValue t6 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t5, X);
3767       SDValue t7 = DAG.getNode(ISD::FADD, dl, MVT::f32, t6,
3768                                getF32Constant(DAG, 0x3f7ff8fd));
3769       SDValue t8 = DAG.getNode(ISD::BIT_CONVERT, dl, MVT::i32, t7);
3770       SDValue TwoToFractionalPartOfX =
3771         DAG.getNode(ISD::ADD, dl, MVT::i32, t8, IntegerPartOfX);
3772
3773       result = DAG.getNode(ISD::BIT_CONVERT, dl,
3774                            MVT::f32, TwoToFractionalPartOfX);
3775     } else { // LimitFloatPrecision > 12 && LimitFloatPrecision <= 18
3776       // For floating-point precision of 18:
3777       //
3778       //   TwoToFractionalPartOfX =
3779       //     0.999999982f +
3780       //       (0.693148872f +
3781       //         (0.240227044f +
3782       //           (0.554906021e-1f +
3783       //             (0.961591928e-2f +
3784       //               (0.136028312e-2f + 0.157059148e-3f *x)*x)*x)*x)*x)*x;
3785       // error 2.47208000*10^(-7), which is better than 18 bits
3786       SDValue t2 = DAG.getNode(ISD::FMUL, dl, MVT::f32, X,
3787                                getF32Constant(DAG, 0x3924b03e));
3788       SDValue t3 = DAG.getNode(ISD::FADD, dl, MVT::f32, t2,
3789                                getF32Constant(DAG, 0x3ab24b87));
3790       SDValue t4 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t3, X);
3791       SDValue t5 = DAG.getNode(ISD::FADD, dl, MVT::f32, t4,
3792                                getF32Constant(DAG, 0x3c1d8c17));
3793       SDValue t6 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t5, X);
3794       SDValue t7 = DAG.getNode(ISD::FADD, dl, MVT::f32, t6,
3795                                getF32Constant(DAG, 0x3d634a1d));
3796       SDValue t8 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t7, X);
3797       SDValue t9 = DAG.getNode(ISD::FADD, dl, MVT::f32, t8,
3798                                getF32Constant(DAG, 0x3e75fe14));
3799       SDValue t10 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t9, X);
3800       SDValue t11 = DAG.getNode(ISD::FADD, dl, MVT::f32, t10,
3801                                 getF32Constant(DAG, 0x3f317234));
3802       SDValue t12 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t11, X);
3803       SDValue t13 = DAG.getNode(ISD::FADD, dl, MVT::f32, t12,
3804                                 getF32Constant(DAG, 0x3f800000));
3805       SDValue t14 = DAG.getNode(ISD::BIT_CONVERT, dl, MVT::i32, t13);
3806       SDValue TwoToFractionalPartOfX =
3807         DAG.getNode(ISD::ADD, dl, MVT::i32, t14, IntegerPartOfX);
3808
3809       result = DAG.getNode(ISD::BIT_CONVERT, dl,
3810                            MVT::f32, TwoToFractionalPartOfX);
3811     }
3812   } else {
3813     // No special expansion.
3814     result = DAG.getNode(ISD::FPOW, dl,
3815                          getValue(I.getOperand(1)).getValueType(),
3816                          getValue(I.getOperand(1)),
3817                          getValue(I.getOperand(2)));
3818   }
3819
3820   setValue(&I, result);
3821 }
3822
3823 /// visitIntrinsicCall - Lower the call to the specified intrinsic function.  If
3824 /// we want to emit this as a call to a named external function, return the name
3825 /// otherwise lower it and return null.
3826 const char *
3827 SelectionDAGLowering::visitIntrinsicCall(CallInst &I, unsigned Intrinsic) {
3828   DebugLoc dl = getCurDebugLoc();
3829   switch (Intrinsic) {
3830   default:
3831     // By default, turn this into a target intrinsic node.
3832     visitTargetIntrinsic(I, Intrinsic);
3833     return 0;
3834   case Intrinsic::vastart:  visitVAStart(I); return 0;
3835   case Intrinsic::vaend:    visitVAEnd(I); return 0;
3836   case Intrinsic::vacopy:   visitVACopy(I); return 0;
3837   case Intrinsic::returnaddress:
3838     setValue(&I, DAG.getNode(ISD::RETURNADDR, dl, TLI.getPointerTy(),
3839                              getValue(I.getOperand(1))));
3840     return 0;
3841   case Intrinsic::frameaddress:
3842     setValue(&I, DAG.getNode(ISD::FRAMEADDR, dl, TLI.getPointerTy(),
3843                              getValue(I.getOperand(1))));
3844     return 0;
3845   case Intrinsic::setjmp:
3846     return "_setjmp"+!TLI.usesUnderscoreSetJmp();
3847     break;
3848   case Intrinsic::longjmp:
3849     return "_longjmp"+!TLI.usesUnderscoreLongJmp();
3850     break;
3851   case Intrinsic::memcpy: {
3852     SDValue Op1 = getValue(I.getOperand(1));
3853     SDValue Op2 = getValue(I.getOperand(2));
3854     SDValue Op3 = getValue(I.getOperand(3));
3855     unsigned Align = cast<ConstantInt>(I.getOperand(4))->getZExtValue();
3856     DAG.setRoot(DAG.getMemcpy(getRoot(), dl, Op1, Op2, Op3, Align, false,
3857                               I.getOperand(1), 0, I.getOperand(2), 0));
3858     return 0;
3859   }
3860   case Intrinsic::memset: {
3861     SDValue Op1 = getValue(I.getOperand(1));
3862     SDValue Op2 = getValue(I.getOperand(2));
3863     SDValue Op3 = getValue(I.getOperand(3));
3864     unsigned Align = cast<ConstantInt>(I.getOperand(4))->getZExtValue();
3865     DAG.setRoot(DAG.getMemset(getRoot(), dl, Op1, Op2, Op3, Align,
3866                               I.getOperand(1), 0));
3867     return 0;
3868   }
3869   case Intrinsic::memmove: {
3870     SDValue Op1 = getValue(I.getOperand(1));
3871     SDValue Op2 = getValue(I.getOperand(2));
3872     SDValue Op3 = getValue(I.getOperand(3));
3873     unsigned Align = cast<ConstantInt>(I.getOperand(4))->getZExtValue();
3874
3875     // If the source and destination are known to not be aliases, we can
3876     // lower memmove as memcpy.
3877     uint64_t Size = -1ULL;
3878     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op3))
3879       Size = C->getZExtValue();
3880     if (AA->alias(I.getOperand(1), Size, I.getOperand(2), Size) ==
3881         AliasAnalysis::NoAlias) {
3882       DAG.setRoot(DAG.getMemcpy(getRoot(), dl, Op1, Op2, Op3, Align, false,
3883                                 I.getOperand(1), 0, I.getOperand(2), 0));
3884       return 0;
3885     }
3886
3887     DAG.setRoot(DAG.getMemmove(getRoot(), dl, Op1, Op2, Op3, Align,
3888                                I.getOperand(1), 0, I.getOperand(2), 0));
3889     return 0;
3890   }
3891   case Intrinsic::dbg_stoppoint: {
3892     DwarfWriter *DW = DAG.getDwarfWriter();
3893     DbgStopPointInst &SPI = cast<DbgStopPointInst>(I);
3894     if (DW && DW->ValidDebugInfo(SPI.getContext())) {
3895       DAG.setRoot(DAG.getDbgStopPoint(getRoot(),
3896                                       SPI.getLine(),
3897                                       SPI.getColumn(),
3898                                       SPI.getContext()));
3899       DICompileUnit CU(cast<GlobalVariable>(SPI.getContext()));
3900       unsigned SrcFile = DW->RecordSource(CU.getDirectory(), CU.getFilename());
3901       unsigned idx = DAG.getMachineFunction().
3902                          getOrCreateDebugLocID(SrcFile,
3903                                                SPI.getLine(),
3904                                                SPI.getColumn());
3905       setCurDebugLoc(DebugLoc::get(idx));
3906     }
3907     return 0;
3908   }
3909   case Intrinsic::dbg_region_start: {
3910     DwarfWriter *DW = DAG.getDwarfWriter();
3911     DbgRegionStartInst &RSI = cast<DbgRegionStartInst>(I);
3912     if (DW && DW->ValidDebugInfo(RSI.getContext())) {
3913       unsigned LabelID =
3914         DW->RecordRegionStart(cast<GlobalVariable>(RSI.getContext()));
3915       if (Fast)
3916         DAG.setRoot(DAG.getLabel(ISD::DBG_LABEL, getCurDebugLoc(),
3917                                  getRoot(), LabelID));
3918     }
3919
3920     return 0;
3921   }
3922   case Intrinsic::dbg_region_end: {
3923     DwarfWriter *DW = DAG.getDwarfWriter();
3924     DbgRegionEndInst &REI = cast<DbgRegionEndInst>(I);
3925     if (DW && DW->ValidDebugInfo(REI.getContext())) {
3926       unsigned LabelID =
3927         DW->RecordRegionEnd(cast<GlobalVariable>(REI.getContext()));
3928       if (Fast)
3929         DAG.setRoot(DAG.getLabel(ISD::DBG_LABEL, getCurDebugLoc(),
3930                                  getRoot(), LabelID));
3931     }
3932
3933     return 0;
3934   }
3935   case Intrinsic::dbg_func_start: {
3936     DwarfWriter *DW = DAG.getDwarfWriter();
3937     if (!DW) return 0;
3938     DbgFuncStartInst &FSI = cast<DbgFuncStartInst>(I);
3939     Value *SP = FSI.getSubprogram();
3940     if (SP && DW->ValidDebugInfo(SP)) {
3941       // llvm.dbg.func.start implicitly defines a dbg_stoppoint which is
3942       // what (most?) gdb expects.
3943       DISubprogram Subprogram(cast<GlobalVariable>(SP));
3944       DICompileUnit CompileUnit = Subprogram.getCompileUnit();
3945       unsigned SrcFile = DW->RecordSource(CompileUnit.getDirectory(),
3946                                           CompileUnit.getFilename());
3947
3948       // Record the source line but does not create a label for the normal
3949       // function start. It will be emitted at asm emission time. However,
3950       // create a label if this is a beginning of inlined function.
3951       unsigned Line = Subprogram.getLineNumber();
3952
3953       // FIXME: Support more than just -Os.
3954       const Function *F = I.getParent()->getParent();
3955       if (!F->hasFnAttr(Attribute::OptimizeForSize)) {
3956         unsigned LabelID = DW->RecordSourceLine(Line, 0, SrcFile);
3957         if (DW->getRecordSourceLineCount() != 1)
3958           DAG.setRoot(DAG.getLabel(ISD::DBG_LABEL, getCurDebugLoc(),
3959                                    getRoot(), LabelID));
3960       }
3961
3962       setCurDebugLoc(DebugLoc::get(DAG.getMachineFunction().
3963                                    getOrCreateDebugLocID(SrcFile, Line, 0)));
3964     }
3965
3966     return 0;
3967   }
3968   case Intrinsic::dbg_declare: {
3969     const Function *F = I.getParent()->getParent();
3970     if (!F->hasFnAttr(Attribute::OptimizeForSize)) {
3971       DwarfWriter *DW = DAG.getDwarfWriter();
3972       DbgDeclareInst &DI = cast<DbgDeclareInst>(I);
3973       Value *Variable = DI.getVariable();
3974       if (DW && DW->ValidDebugInfo(Variable))
3975         DAG.setRoot(DAG.getNode(ISD::DECLARE, dl, MVT::Other, getRoot(),
3976                                 getValue(DI.getAddress()), getValue(Variable)));
3977     } else {
3978       // FIXME: Do something sensible here when we support debug declare.
3979     }
3980     return 0;
3981   }
3982   case Intrinsic::eh_exception: {
3983     if (!CurMBB->isLandingPad()) {
3984       // FIXME: Mark exception register as live in.  Hack for PR1508.
3985       unsigned Reg = TLI.getExceptionAddressRegister();
3986       if (Reg) CurMBB->addLiveIn(Reg);
3987     }
3988     // Insert the EXCEPTIONADDR instruction.
3989     SDVTList VTs = DAG.getVTList(TLI.getPointerTy(), MVT::Other);
3990     SDValue Ops[1];
3991     Ops[0] = DAG.getRoot();
3992     SDValue Op = DAG.getNode(ISD::EXCEPTIONADDR, dl, VTs, Ops, 1);
3993     setValue(&I, Op);
3994     DAG.setRoot(Op.getValue(1));
3995     return 0;
3996   }
3997
3998   case Intrinsic::eh_selector_i32:
3999   case Intrinsic::eh_selector_i64: {
4000     MachineModuleInfo *MMI = DAG.getMachineModuleInfo();
4001     MVT VT = (Intrinsic == Intrinsic::eh_selector_i32 ?
4002                          MVT::i32 : MVT::i64);
4003
4004     if (MMI) {
4005       if (CurMBB->isLandingPad())
4006         AddCatchInfo(I, MMI, CurMBB);
4007       else {
4008 #ifndef NDEBUG
4009         FuncInfo.CatchInfoLost.insert(&I);
4010 #endif
4011         // FIXME: Mark exception selector register as live in.  Hack for PR1508.
4012         unsigned Reg = TLI.getExceptionSelectorRegister();
4013         if (Reg) CurMBB->addLiveIn(Reg);
4014       }
4015
4016       // Insert the EHSELECTION instruction.
4017       SDVTList VTs = DAG.getVTList(VT, MVT::Other);
4018       SDValue Ops[2];
4019       Ops[0] = getValue(I.getOperand(1));
4020       Ops[1] = getRoot();
4021       SDValue Op = DAG.getNode(ISD::EHSELECTION, dl, VTs, Ops, 2);
4022       setValue(&I, Op);
4023       DAG.setRoot(Op.getValue(1));
4024     } else {
4025       setValue(&I, DAG.getConstant(0, VT));
4026     }
4027
4028     return 0;
4029   }
4030
4031   case Intrinsic::eh_typeid_for_i32:
4032   case Intrinsic::eh_typeid_for_i64: {
4033     MachineModuleInfo *MMI = DAG.getMachineModuleInfo();
4034     MVT VT = (Intrinsic == Intrinsic::eh_typeid_for_i32 ?
4035                          MVT::i32 : MVT::i64);
4036
4037     if (MMI) {
4038       // Find the type id for the given typeinfo.
4039       GlobalVariable *GV = ExtractTypeInfo(I.getOperand(1));
4040
4041       unsigned TypeID = MMI->getTypeIDFor(GV);
4042       setValue(&I, DAG.getConstant(TypeID, VT));
4043     } else {
4044       // Return something different to eh_selector.
4045       setValue(&I, DAG.getConstant(1, VT));
4046     }
4047
4048     return 0;
4049   }
4050
4051   case Intrinsic::eh_return_i32:
4052   case Intrinsic::eh_return_i64:
4053     if (MachineModuleInfo *MMI = DAG.getMachineModuleInfo()) {
4054       MMI->setCallsEHReturn(true);
4055       DAG.setRoot(DAG.getNode(ISD::EH_RETURN, dl,
4056                               MVT::Other,
4057                               getControlRoot(),
4058                               getValue(I.getOperand(1)),
4059                               getValue(I.getOperand(2))));
4060     } else {
4061       setValue(&I, DAG.getConstant(0, TLI.getPointerTy()));
4062     }
4063
4064     return 0;
4065   case Intrinsic::eh_unwind_init:
4066     if (MachineModuleInfo *MMI = DAG.getMachineModuleInfo()) {
4067       MMI->setCallsUnwindInit(true);
4068     }
4069
4070     return 0;
4071
4072   case Intrinsic::eh_dwarf_cfa: {
4073     MVT VT = getValue(I.getOperand(1)).getValueType();
4074     SDValue CfaArg;
4075     if (VT.bitsGT(TLI.getPointerTy()))
4076       CfaArg = DAG.getNode(ISD::TRUNCATE, dl,
4077                            TLI.getPointerTy(), getValue(I.getOperand(1)));
4078     else
4079       CfaArg = DAG.getNode(ISD::SIGN_EXTEND, dl,
4080                            TLI.getPointerTy(), getValue(I.getOperand(1)));
4081
4082     SDValue Offset = DAG.getNode(ISD::ADD, dl,
4083                                  TLI.getPointerTy(),
4084                                  DAG.getNode(ISD::FRAME_TO_ARGS_OFFSET, dl,
4085                                              TLI.getPointerTy()),
4086                                  CfaArg);
4087     setValue(&I, DAG.getNode(ISD::ADD, dl,
4088                              TLI.getPointerTy(),
4089                              DAG.getNode(ISD::FRAMEADDR, dl,
4090                                          TLI.getPointerTy(),
4091                                          DAG.getConstant(0,
4092                                                          TLI.getPointerTy())),
4093                              Offset));
4094     return 0;
4095   }
4096
4097   case Intrinsic::convertff:
4098   case Intrinsic::convertfsi:
4099   case Intrinsic::convertfui:
4100   case Intrinsic::convertsif:
4101   case Intrinsic::convertuif:
4102   case Intrinsic::convertss:
4103   case Intrinsic::convertsu:
4104   case Intrinsic::convertus:
4105   case Intrinsic::convertuu: {
4106     ISD::CvtCode Code = ISD::CVT_INVALID;
4107     switch (Intrinsic) {
4108     case Intrinsic::convertff:  Code = ISD::CVT_FF; break;
4109     case Intrinsic::convertfsi: Code = ISD::CVT_FS; break;
4110     case Intrinsic::convertfui: Code = ISD::CVT_FU; break;
4111     case Intrinsic::convertsif: Code = ISD::CVT_SF; break;
4112     case Intrinsic::convertuif: Code = ISD::CVT_UF; break;
4113     case Intrinsic::convertss:  Code = ISD::CVT_SS; break;
4114     case Intrinsic::convertsu:  Code = ISD::CVT_SU; break;
4115     case Intrinsic::convertus:  Code = ISD::CVT_US; break;
4116     case Intrinsic::convertuu:  Code = ISD::CVT_UU; break;
4117     }
4118     MVT DestVT = TLI.getValueType(I.getType());
4119     Value* Op1 = I.getOperand(1);
4120     setValue(&I, DAG.getConvertRndSat(DestVT, getCurDebugLoc(), getValue(Op1),
4121                                 DAG.getValueType(DestVT),
4122                                 DAG.getValueType(getValue(Op1).getValueType()),
4123                                 getValue(I.getOperand(2)),
4124                                 getValue(I.getOperand(3)),
4125                                 Code));
4126     return 0;
4127   }
4128
4129   case Intrinsic::sqrt:
4130     setValue(&I, DAG.getNode(ISD::FSQRT, dl,
4131                              getValue(I.getOperand(1)).getValueType(),
4132                              getValue(I.getOperand(1))));
4133     return 0;
4134   case Intrinsic::powi:
4135     setValue(&I, DAG.getNode(ISD::FPOWI, dl,
4136                              getValue(I.getOperand(1)).getValueType(),
4137                              getValue(I.getOperand(1)),
4138                              getValue(I.getOperand(2))));
4139     return 0;
4140   case Intrinsic::sin:
4141     setValue(&I, DAG.getNode(ISD::FSIN, dl,
4142                              getValue(I.getOperand(1)).getValueType(),
4143                              getValue(I.getOperand(1))));
4144     return 0;
4145   case Intrinsic::cos:
4146     setValue(&I, DAG.getNode(ISD::FCOS, dl,
4147                              getValue(I.getOperand(1)).getValueType(),
4148                              getValue(I.getOperand(1))));
4149     return 0;
4150   case Intrinsic::log:
4151     visitLog(I);
4152     return 0;
4153   case Intrinsic::log2:
4154     visitLog2(I);
4155     return 0;
4156   case Intrinsic::log10:
4157     visitLog10(I);
4158     return 0;
4159   case Intrinsic::exp:
4160     visitExp(I);
4161     return 0;
4162   case Intrinsic::exp2:
4163     visitExp2(I);
4164     return 0;
4165   case Intrinsic::pow:
4166     visitPow(I);
4167     return 0;
4168   case Intrinsic::pcmarker: {
4169     SDValue Tmp = getValue(I.getOperand(1));
4170     DAG.setRoot(DAG.getNode(ISD::PCMARKER, dl, MVT::Other, getRoot(), Tmp));
4171     return 0;
4172   }
4173   case Intrinsic::readcyclecounter: {
4174     SDValue Op = getRoot();
4175     SDValue Tmp = DAG.getNode(ISD::READCYCLECOUNTER, dl,
4176                                 DAG.getNodeValueTypes(MVT::i64, MVT::Other), 2,
4177                                 &Op, 1);
4178     setValue(&I, Tmp);
4179     DAG.setRoot(Tmp.getValue(1));
4180     return 0;
4181   }
4182   case Intrinsic::part_select: {
4183     // Currently not implemented: just abort
4184     assert(0 && "part_select intrinsic not implemented");
4185     abort();
4186   }
4187   case Intrinsic::part_set: {
4188     // Currently not implemented: just abort
4189     assert(0 && "part_set intrinsic not implemented");
4190     abort();
4191   }
4192   case Intrinsic::bswap:
4193     setValue(&I, DAG.getNode(ISD::BSWAP, dl,
4194                              getValue(I.getOperand(1)).getValueType(),
4195                              getValue(I.getOperand(1))));
4196     return 0;
4197   case Intrinsic::cttz: {
4198     SDValue Arg = getValue(I.getOperand(1));
4199     MVT Ty = Arg.getValueType();
4200     SDValue result = DAG.getNode(ISD::CTTZ, dl, Ty, Arg);
4201     setValue(&I, result);
4202     return 0;
4203   }
4204   case Intrinsic::ctlz: {
4205     SDValue Arg = getValue(I.getOperand(1));
4206     MVT Ty = Arg.getValueType();
4207     SDValue result = DAG.getNode(ISD::CTLZ, dl, Ty, Arg);
4208     setValue(&I, result);
4209     return 0;
4210   }
4211   case Intrinsic::ctpop: {
4212     SDValue Arg = getValue(I.getOperand(1));
4213     MVT Ty = Arg.getValueType();
4214     SDValue result = DAG.getNode(ISD::CTPOP, dl, Ty, Arg);
4215     setValue(&I, result);
4216     return 0;
4217   }
4218   case Intrinsic::stacksave: {
4219     SDValue Op = getRoot();
4220     SDValue Tmp = DAG.getNode(ISD::STACKSAVE, dl,
4221               DAG.getNodeValueTypes(TLI.getPointerTy(), MVT::Other), 2, &Op, 1);
4222     setValue(&I, Tmp);
4223     DAG.setRoot(Tmp.getValue(1));
4224     return 0;
4225   }
4226   case Intrinsic::stackrestore: {
4227     SDValue Tmp = getValue(I.getOperand(1));
4228     DAG.setRoot(DAG.getNode(ISD::STACKRESTORE, dl, MVT::Other, getRoot(), Tmp));
4229     return 0;
4230   }
4231   case Intrinsic::stackprotector: {
4232     // Emit code into the DAG to store the stack guard onto the stack.
4233     MachineFunction &MF = DAG.getMachineFunction();
4234     MachineFrameInfo *MFI = MF.getFrameInfo();
4235     MVT PtrTy = TLI.getPointerTy();
4236
4237     SDValue Src = getValue(I.getOperand(1));   // The guard's value.
4238     AllocaInst *Slot = cast<AllocaInst>(I.getOperand(2));
4239
4240     int FI = FuncInfo.StaticAllocaMap[Slot];
4241     MFI->setStackProtectorIndex(FI);
4242
4243     SDValue FIN = DAG.getFrameIndex(FI, PtrTy);
4244
4245     // Store the stack protector onto the stack.
4246     SDValue Result = DAG.getStore(getRoot(), getCurDebugLoc(), Src, FIN,
4247                                   PseudoSourceValue::getFixedStack(FI),
4248                                   0, true);
4249     setValue(&I, Result);
4250     DAG.setRoot(Result);
4251     return 0;
4252   }
4253   case Intrinsic::var_annotation:
4254     // Discard annotate attributes
4255     return 0;
4256
4257   case Intrinsic::init_trampoline: {
4258     const Function *F = cast<Function>(I.getOperand(2)->stripPointerCasts());
4259
4260     SDValue Ops[6];
4261     Ops[0] = getRoot();
4262     Ops[1] = getValue(I.getOperand(1));
4263     Ops[2] = getValue(I.getOperand(2));
4264     Ops[3] = getValue(I.getOperand(3));
4265     Ops[4] = DAG.getSrcValue(I.getOperand(1));
4266     Ops[5] = DAG.getSrcValue(F);
4267
4268     SDValue Tmp = DAG.getNode(ISD::TRAMPOLINE, dl,
4269                                 DAG.getNodeValueTypes(TLI.getPointerTy(),
4270                                                       MVT::Other), 2,
4271                                 Ops, 6);
4272
4273     setValue(&I, Tmp);
4274     DAG.setRoot(Tmp.getValue(1));
4275     return 0;
4276   }
4277
4278   case Intrinsic::gcroot:
4279     if (GFI) {
4280       Value *Alloca = I.getOperand(1);
4281       Constant *TypeMap = cast<Constant>(I.getOperand(2));
4282
4283       FrameIndexSDNode *FI = cast<FrameIndexSDNode>(getValue(Alloca).getNode());
4284       GFI->addStackRoot(FI->getIndex(), TypeMap);
4285     }
4286     return 0;
4287
4288   case Intrinsic::gcread:
4289   case Intrinsic::gcwrite:
4290     assert(0 && "GC failed to lower gcread/gcwrite intrinsics!");
4291     return 0;
4292
4293   case Intrinsic::flt_rounds: {
4294     setValue(&I, DAG.getNode(ISD::FLT_ROUNDS_, dl, MVT::i32));
4295     return 0;
4296   }
4297
4298   case Intrinsic::trap: {
4299     DAG.setRoot(DAG.getNode(ISD::TRAP, dl,MVT::Other, getRoot()));
4300     return 0;
4301   }
4302
4303   case Intrinsic::uadd_with_overflow:
4304     return implVisitAluOverflow(I, ISD::UADDO);
4305   case Intrinsic::sadd_with_overflow:
4306     return implVisitAluOverflow(I, ISD::SADDO);
4307   case Intrinsic::usub_with_overflow:
4308     return implVisitAluOverflow(I, ISD::USUBO);
4309   case Intrinsic::ssub_with_overflow:
4310     return implVisitAluOverflow(I, ISD::SSUBO);
4311   case Intrinsic::umul_with_overflow:
4312     return implVisitAluOverflow(I, ISD::UMULO);
4313   case Intrinsic::smul_with_overflow:
4314     return implVisitAluOverflow(I, ISD::SMULO);
4315
4316   case Intrinsic::prefetch: {
4317     SDValue Ops[4];
4318     Ops[0] = getRoot();
4319     Ops[1] = getValue(I.getOperand(1));
4320     Ops[2] = getValue(I.getOperand(2));
4321     Ops[3] = getValue(I.getOperand(3));
4322     DAG.setRoot(DAG.getNode(ISD::PREFETCH, dl, MVT::Other, &Ops[0], 4));
4323     return 0;
4324   }
4325
4326   case Intrinsic::memory_barrier: {
4327     SDValue Ops[6];
4328     Ops[0] = getRoot();
4329     for (int x = 1; x < 6; ++x)
4330       Ops[x] = getValue(I.getOperand(x));
4331
4332     DAG.setRoot(DAG.getNode(ISD::MEMBARRIER, dl, MVT::Other, &Ops[0], 6));
4333     return 0;
4334   }
4335   case Intrinsic::atomic_cmp_swap: {
4336     SDValue Root = getRoot();
4337     SDValue L =
4338       DAG.getAtomic(ISD::ATOMIC_CMP_SWAP, getCurDebugLoc(),
4339                     getValue(I.getOperand(2)).getValueType().getSimpleVT(),
4340                     Root,
4341                     getValue(I.getOperand(1)),
4342                     getValue(I.getOperand(2)),
4343                     getValue(I.getOperand(3)),
4344                     I.getOperand(1));
4345     setValue(&I, L);
4346     DAG.setRoot(L.getValue(1));
4347     return 0;
4348   }
4349   case Intrinsic::atomic_load_add:
4350     return implVisitBinaryAtomic(I, ISD::ATOMIC_LOAD_ADD);
4351   case Intrinsic::atomic_load_sub:
4352     return implVisitBinaryAtomic(I, ISD::ATOMIC_LOAD_SUB);
4353   case Intrinsic::atomic_load_or:
4354     return implVisitBinaryAtomic(I, ISD::ATOMIC_LOAD_OR);
4355   case Intrinsic::atomic_load_xor:
4356     return implVisitBinaryAtomic(I, ISD::ATOMIC_LOAD_XOR);
4357   case Intrinsic::atomic_load_and:
4358     return implVisitBinaryAtomic(I, ISD::ATOMIC_LOAD_AND);
4359   case Intrinsic::atomic_load_nand:
4360     return implVisitBinaryAtomic(I, ISD::ATOMIC_LOAD_NAND);
4361   case Intrinsic::atomic_load_max:
4362     return implVisitBinaryAtomic(I, ISD::ATOMIC_LOAD_MAX);
4363   case Intrinsic::atomic_load_min:
4364     return implVisitBinaryAtomic(I, ISD::ATOMIC_LOAD_MIN);
4365   case Intrinsic::atomic_load_umin:
4366     return implVisitBinaryAtomic(I, ISD::ATOMIC_LOAD_UMIN);
4367   case Intrinsic::atomic_load_umax:
4368     return implVisitBinaryAtomic(I, ISD::ATOMIC_LOAD_UMAX);
4369   case Intrinsic::atomic_swap:
4370     return implVisitBinaryAtomic(I, ISD::ATOMIC_SWAP);
4371   }
4372 }
4373
4374
4375 void SelectionDAGLowering::LowerCallTo(CallSite CS, SDValue Callee,
4376                                        bool IsTailCall,
4377                                        MachineBasicBlock *LandingPad) {
4378   const PointerType *PT = cast<PointerType>(CS.getCalledValue()->getType());
4379   const FunctionType *FTy = cast<FunctionType>(PT->getElementType());
4380   MachineModuleInfo *MMI = DAG.getMachineModuleInfo();
4381   unsigned BeginLabel = 0, EndLabel = 0;
4382
4383   TargetLowering::ArgListTy Args;
4384   TargetLowering::ArgListEntry Entry;
4385   Args.reserve(CS.arg_size());
4386   for (CallSite::arg_iterator i = CS.arg_begin(), e = CS.arg_end();
4387        i != e; ++i) {
4388     SDValue ArgNode = getValue(*i);
4389     Entry.Node = ArgNode; Entry.Ty = (*i)->getType();
4390
4391     unsigned attrInd = i - CS.arg_begin() + 1;
4392     Entry.isSExt  = CS.paramHasAttr(attrInd, Attribute::SExt);
4393     Entry.isZExt  = CS.paramHasAttr(attrInd, Attribute::ZExt);
4394     Entry.isInReg = CS.paramHasAttr(attrInd, Attribute::InReg);
4395     Entry.isSRet  = CS.paramHasAttr(attrInd, Attribute::StructRet);
4396     Entry.isNest  = CS.paramHasAttr(attrInd, Attribute::Nest);
4397     Entry.isByVal = CS.paramHasAttr(attrInd, Attribute::ByVal);
4398     Entry.Alignment = CS.getParamAlignment(attrInd);
4399     Args.push_back(Entry);
4400   }
4401
4402   if (LandingPad && MMI) {
4403     // Insert a label before the invoke call to mark the try range.  This can be
4404     // used to detect deletion of the invoke via the MachineModuleInfo.
4405     BeginLabel = MMI->NextLabelID();
4406     // Both PendingLoads and PendingExports must be flushed here;
4407     // this call might not return.
4408     (void)getRoot();
4409     DAG.setRoot(DAG.getLabel(ISD::EH_LABEL, getCurDebugLoc(),
4410                              getControlRoot(), BeginLabel));
4411   }
4412
4413   std::pair<SDValue,SDValue> Result =
4414     TLI.LowerCallTo(getRoot(), CS.getType(),
4415                     CS.paramHasAttr(0, Attribute::SExt),
4416                     CS.paramHasAttr(0, Attribute::ZExt), FTy->isVarArg(),
4417                     CS.paramHasAttr(0, Attribute::InReg),
4418                     CS.getCallingConv(),
4419                     IsTailCall && PerformTailCallOpt,
4420                     Callee, Args, DAG, getCurDebugLoc());
4421   if (CS.getType() != Type::VoidTy)
4422     setValue(CS.getInstruction(), Result.first);
4423   DAG.setRoot(Result.second);
4424
4425   if (LandingPad && MMI) {
4426     // Insert a label at the end of the invoke call to mark the try range.  This
4427     // can be used to detect deletion of the invoke via the MachineModuleInfo.
4428     EndLabel = MMI->NextLabelID();
4429     DAG.setRoot(DAG.getLabel(ISD::EH_LABEL, getCurDebugLoc(),
4430                              getRoot(), EndLabel));
4431
4432     // Inform MachineModuleInfo of range.
4433     MMI->addInvoke(LandingPad, BeginLabel, EndLabel);
4434   }
4435 }
4436
4437
4438 void SelectionDAGLowering::visitCall(CallInst &I) {
4439   const char *RenameFn = 0;
4440   if (Function *F = I.getCalledFunction()) {
4441     if (F->isDeclaration()) {
4442       const TargetIntrinsicInfo *II = TLI.getTargetMachine().getIntrinsicInfo();
4443       if (II) {
4444         if (unsigned IID = II->getIntrinsicID(F)) {
4445           RenameFn = visitIntrinsicCall(I, IID);
4446           if (!RenameFn)
4447             return;
4448         }
4449       }
4450       if (unsigned IID = F->getIntrinsicID()) {
4451         RenameFn = visitIntrinsicCall(I, IID);
4452         if (!RenameFn)
4453           return;
4454       }
4455     }
4456
4457     // Check for well-known libc/libm calls.  If the function is internal, it
4458     // can't be a library call.
4459     unsigned NameLen = F->getNameLen();
4460     if (!F->hasLocalLinkage() && NameLen) {
4461       const char *NameStr = F->getNameStart();
4462       if (NameStr[0] == 'c' &&
4463           ((NameLen == 8 && !strcmp(NameStr, "copysign")) ||
4464            (NameLen == 9 && !strcmp(NameStr, "copysignf")))) {
4465         if (I.getNumOperands() == 3 &&   // Basic sanity checks.
4466             I.getOperand(1)->getType()->isFloatingPoint() &&
4467             I.getType() == I.getOperand(1)->getType() &&
4468             I.getType() == I.getOperand(2)->getType()) {
4469           SDValue LHS = getValue(I.getOperand(1));
4470           SDValue RHS = getValue(I.getOperand(2));
4471           setValue(&I, DAG.getNode(ISD::FCOPYSIGN, getCurDebugLoc(),
4472                                    LHS.getValueType(), LHS, RHS));
4473           return;
4474         }
4475       } else if (NameStr[0] == 'f' &&
4476                  ((NameLen == 4 && !strcmp(NameStr, "fabs")) ||
4477                   (NameLen == 5 && !strcmp(NameStr, "fabsf")) ||
4478                   (NameLen == 5 && !strcmp(NameStr, "fabsl")))) {
4479         if (I.getNumOperands() == 2 &&   // Basic sanity checks.
4480             I.getOperand(1)->getType()->isFloatingPoint() &&
4481             I.getType() == I.getOperand(1)->getType()) {
4482           SDValue Tmp = getValue(I.getOperand(1));
4483           setValue(&I, DAG.getNode(ISD::FABS, getCurDebugLoc(),
4484                                    Tmp.getValueType(), Tmp));
4485           return;
4486         }
4487       } else if (NameStr[0] == 's' &&
4488                  ((NameLen == 3 && !strcmp(NameStr, "sin")) ||
4489                   (NameLen == 4 && !strcmp(NameStr, "sinf")) ||
4490                   (NameLen == 4 && !strcmp(NameStr, "sinl")))) {
4491         if (I.getNumOperands() == 2 &&   // Basic sanity checks.
4492             I.getOperand(1)->getType()->isFloatingPoint() &&
4493             I.getType() == I.getOperand(1)->getType()) {
4494           SDValue Tmp = getValue(I.getOperand(1));
4495           setValue(&I, DAG.getNode(ISD::FSIN, getCurDebugLoc(),
4496                                    Tmp.getValueType(), Tmp));
4497           return;
4498         }
4499       } else if (NameStr[0] == 'c' &&
4500                  ((NameLen == 3 && !strcmp(NameStr, "cos")) ||
4501                   (NameLen == 4 && !strcmp(NameStr, "cosf")) ||
4502                   (NameLen == 4 && !strcmp(NameStr, "cosl")))) {
4503         if (I.getNumOperands() == 2 &&   // Basic sanity checks.
4504             I.getOperand(1)->getType()->isFloatingPoint() &&
4505             I.getType() == I.getOperand(1)->getType()) {
4506           SDValue Tmp = getValue(I.getOperand(1));
4507           setValue(&I, DAG.getNode(ISD::FCOS, getCurDebugLoc(),
4508                                    Tmp.getValueType(), Tmp));
4509           return;
4510         }
4511       }
4512     }
4513   } else if (isa<InlineAsm>(I.getOperand(0))) {
4514     visitInlineAsm(&I);
4515     return;
4516   }
4517
4518   SDValue Callee;
4519   if (!RenameFn)
4520     Callee = getValue(I.getOperand(0));
4521   else
4522     Callee = DAG.getExternalSymbol(RenameFn, TLI.getPointerTy());
4523
4524   LowerCallTo(&I, Callee, I.isTailCall());
4525 }
4526
4527
4528 /// getCopyFromRegs - Emit a series of CopyFromReg nodes that copies from
4529 /// this value and returns the result as a ValueVT value.  This uses
4530 /// Chain/Flag as the input and updates them for the output Chain/Flag.
4531 /// If the Flag pointer is NULL, no flag is used.
4532 SDValue RegsForValue::getCopyFromRegs(SelectionDAG &DAG, DebugLoc dl,
4533                                       SDValue &Chain,
4534                                       SDValue *Flag) const {
4535   // Assemble the legal parts into the final values.
4536   SmallVector<SDValue, 4> Values(ValueVTs.size());
4537   SmallVector<SDValue, 8> Parts;
4538   for (unsigned Value = 0, Part = 0, e = ValueVTs.size(); Value != e; ++Value) {
4539     // Copy the legal parts from the registers.
4540     MVT ValueVT = ValueVTs[Value];
4541     unsigned NumRegs = TLI->getNumRegisters(ValueVT);
4542     MVT RegisterVT = RegVTs[Value];
4543
4544     Parts.resize(NumRegs);
4545     for (unsigned i = 0; i != NumRegs; ++i) {
4546       SDValue P;
4547       if (Flag == 0)
4548         P = DAG.getCopyFromReg(Chain, dl, Regs[Part+i], RegisterVT);
4549       else {
4550         P = DAG.getCopyFromReg(Chain, dl, Regs[Part+i], RegisterVT, *Flag);
4551         *Flag = P.getValue(2);
4552       }
4553       Chain = P.getValue(1);
4554
4555       // If the source register was virtual and if we know something about it,
4556       // add an assert node.
4557       if (TargetRegisterInfo::isVirtualRegister(Regs[Part+i]) &&
4558           RegisterVT.isInteger() && !RegisterVT.isVector()) {
4559         unsigned SlotNo = Regs[Part+i]-TargetRegisterInfo::FirstVirtualRegister;
4560         FunctionLoweringInfo &FLI = DAG.getFunctionLoweringInfo();
4561         if (FLI.LiveOutRegInfo.size() > SlotNo) {
4562           FunctionLoweringInfo::LiveOutInfo &LOI = FLI.LiveOutRegInfo[SlotNo];
4563
4564           unsigned RegSize = RegisterVT.getSizeInBits();
4565           unsigned NumSignBits = LOI.NumSignBits;
4566           unsigned NumZeroBits = LOI.KnownZero.countLeadingOnes();
4567
4568           // FIXME: We capture more information than the dag can represent.  For
4569           // now, just use the tightest assertzext/assertsext possible.
4570           bool isSExt = true;
4571           MVT FromVT(MVT::Other);
4572           if (NumSignBits == RegSize)
4573             isSExt = true, FromVT = MVT::i1;   // ASSERT SEXT 1
4574           else if (NumZeroBits >= RegSize-1)
4575             isSExt = false, FromVT = MVT::i1;  // ASSERT ZEXT 1
4576           else if (NumSignBits > RegSize-8)
4577             isSExt = true, FromVT = MVT::i8;   // ASSERT SEXT 8
4578           else if (NumZeroBits >= RegSize-9)
4579             isSExt = false, FromVT = MVT::i8;  // ASSERT ZEXT 8
4580           else if (NumSignBits > RegSize-16)
4581             isSExt = true, FromVT = MVT::i16;  // ASSERT SEXT 16
4582           else if (NumZeroBits >= RegSize-17)
4583             isSExt = false, FromVT = MVT::i16; // ASSERT ZEXT 16
4584           else if (NumSignBits > RegSize-32)
4585             isSExt = true, FromVT = MVT::i32;  // ASSERT SEXT 32
4586           else if (NumZeroBits >= RegSize-33)
4587             isSExt = false, FromVT = MVT::i32; // ASSERT ZEXT 32
4588
4589           if (FromVT != MVT::Other) {
4590             P = DAG.getNode(isSExt ? ISD::AssertSext : ISD::AssertZext, dl,
4591                             RegisterVT, P, DAG.getValueType(FromVT));
4592
4593           }
4594         }
4595       }
4596
4597       Parts[i] = P;
4598     }
4599
4600     Values[Value] = getCopyFromParts(DAG, dl, Parts.begin(),
4601                                      NumRegs, RegisterVT, ValueVT);
4602     Part += NumRegs;
4603     Parts.clear();
4604   }
4605
4606   return DAG.getNode(ISD::MERGE_VALUES, dl,
4607                      DAG.getVTList(&ValueVTs[0], ValueVTs.size()),
4608                      &Values[0], ValueVTs.size());
4609 }
4610
4611 /// getCopyToRegs - Emit a series of CopyToReg nodes that copies the
4612 /// specified value into the registers specified by this object.  This uses
4613 /// Chain/Flag as the input and updates them for the output Chain/Flag.
4614 /// If the Flag pointer is NULL, no flag is used.
4615 void RegsForValue::getCopyToRegs(SDValue Val, SelectionDAG &DAG, DebugLoc dl,
4616                                  SDValue &Chain, SDValue *Flag) const {
4617   // Get the list of the values's legal parts.
4618   unsigned NumRegs = Regs.size();
4619   SmallVector<SDValue, 8> Parts(NumRegs);
4620   for (unsigned Value = 0, Part = 0, e = ValueVTs.size(); Value != e; ++Value) {
4621     MVT ValueVT = ValueVTs[Value];
4622     unsigned NumParts = TLI->getNumRegisters(ValueVT);
4623     MVT RegisterVT = RegVTs[Value];
4624
4625     getCopyToParts(DAG, dl, Val.getValue(Val.getResNo() + Value),
4626                    &Parts[Part], NumParts, RegisterVT);
4627     Part += NumParts;
4628   }
4629
4630   // Copy the parts into the registers.
4631   SmallVector<SDValue, 8> Chains(NumRegs);
4632   for (unsigned i = 0; i != NumRegs; ++i) {
4633     SDValue Part;
4634     if (Flag == 0)
4635       Part = DAG.getCopyToReg(Chain, dl, Regs[i], Parts[i]);
4636     else {
4637       Part = DAG.getCopyToReg(Chain, dl, Regs[i], Parts[i], *Flag);
4638       *Flag = Part.getValue(1);
4639     }
4640     Chains[i] = Part.getValue(0);
4641   }
4642
4643   if (NumRegs == 1 || Flag)
4644     // If NumRegs > 1 && Flag is used then the use of the last CopyToReg is
4645     // flagged to it. That is the CopyToReg nodes and the user are considered
4646     // a single scheduling unit. If we create a TokenFactor and return it as
4647     // chain, then the TokenFactor is both a predecessor (operand) of the
4648     // user as well as a successor (the TF operands are flagged to the user).
4649     // c1, f1 = CopyToReg
4650     // c2, f2 = CopyToReg
4651     // c3     = TokenFactor c1, c2
4652     // ...
4653     //        = op c3, ..., f2
4654     Chain = Chains[NumRegs-1];
4655   else
4656     Chain = DAG.getNode(ISD::TokenFactor, dl, MVT::Other, &Chains[0], NumRegs);
4657 }
4658
4659 /// AddInlineAsmOperands - Add this value to the specified inlineasm node
4660 /// operand list.  This adds the code marker and includes the number of
4661 /// values added into it.
4662 void RegsForValue::AddInlineAsmOperands(unsigned Code, SelectionDAG &DAG,
4663                                         std::vector<SDValue> &Ops) const {
4664   MVT IntPtrTy = DAG.getTargetLoweringInfo().getPointerTy();
4665   Ops.push_back(DAG.getTargetConstant(Code | (Regs.size() << 3), IntPtrTy));
4666   for (unsigned Value = 0, Reg = 0, e = ValueVTs.size(); Value != e; ++Value) {
4667     unsigned NumRegs = TLI->getNumRegisters(ValueVTs[Value]);
4668     MVT RegisterVT = RegVTs[Value];
4669     for (unsigned i = 0; i != NumRegs; ++i) {
4670       assert(Reg < Regs.size() && "Mismatch in # registers expected");
4671       Ops.push_back(DAG.getRegister(Regs[Reg++], RegisterVT));
4672     }
4673   }
4674 }
4675
4676 /// isAllocatableRegister - If the specified register is safe to allocate,
4677 /// i.e. it isn't a stack pointer or some other special register, return the
4678 /// register class for the register.  Otherwise, return null.
4679 static const TargetRegisterClass *
4680 isAllocatableRegister(unsigned Reg, MachineFunction &MF,
4681                       const TargetLowering &TLI,
4682                       const TargetRegisterInfo *TRI) {
4683   MVT FoundVT = MVT::Other;
4684   const TargetRegisterClass *FoundRC = 0;
4685   for (TargetRegisterInfo::regclass_iterator RCI = TRI->regclass_begin(),
4686        E = TRI->regclass_end(); RCI != E; ++RCI) {
4687     MVT ThisVT = MVT::Other;
4688
4689     const TargetRegisterClass *RC = *RCI;
4690     // If none of the the value types for this register class are valid, we
4691     // can't use it.  For example, 64-bit reg classes on 32-bit targets.
4692     for (TargetRegisterClass::vt_iterator I = RC->vt_begin(), E = RC->vt_end();
4693          I != E; ++I) {
4694       if (TLI.isTypeLegal(*I)) {
4695         // If we have already found this register in a different register class,
4696         // choose the one with the largest VT specified.  For example, on
4697         // PowerPC, we favor f64 register classes over f32.
4698         if (FoundVT == MVT::Other || FoundVT.bitsLT(*I)) {
4699           ThisVT = *I;
4700           break;
4701         }
4702       }
4703     }
4704
4705     if (ThisVT == MVT::Other) continue;
4706
4707     // NOTE: This isn't ideal.  In particular, this might allocate the
4708     // frame pointer in functions that need it (due to them not being taken
4709     // out of allocation, because a variable sized allocation hasn't been seen
4710     // yet).  This is a slight code pessimization, but should still work.
4711     for (TargetRegisterClass::iterator I = RC->allocation_order_begin(MF),
4712          E = RC->allocation_order_end(MF); I != E; ++I)
4713       if (*I == Reg) {
4714         // We found a matching register class.  Keep looking at others in case
4715         // we find one with larger registers that this physreg is also in.
4716         FoundRC = RC;
4717         FoundVT = ThisVT;
4718         break;
4719       }
4720   }
4721   return FoundRC;
4722 }
4723
4724
4725 namespace llvm {
4726 /// AsmOperandInfo - This contains information for each constraint that we are
4727 /// lowering.
4728 class VISIBILITY_HIDDEN SDISelAsmOperandInfo :
4729     public TargetLowering::AsmOperandInfo {
4730 public:
4731   /// CallOperand - If this is the result output operand or a clobber
4732   /// this is null, otherwise it is the incoming operand to the CallInst.
4733   /// This gets modified as the asm is processed.
4734   SDValue CallOperand;
4735
4736   /// AssignedRegs - If this is a register or register class operand, this
4737   /// contains the set of register corresponding to the operand.
4738   RegsForValue AssignedRegs;
4739
4740   explicit SDISelAsmOperandInfo(const InlineAsm::ConstraintInfo &info)
4741     : TargetLowering::AsmOperandInfo(info), CallOperand(0,0) {
4742   }
4743
4744   /// MarkAllocatedRegs - Once AssignedRegs is set, mark the assigned registers
4745   /// busy in OutputRegs/InputRegs.
4746   void MarkAllocatedRegs(bool isOutReg, bool isInReg,
4747                          std::set<unsigned> &OutputRegs,
4748                          std::set<unsigned> &InputRegs,
4749                          const TargetRegisterInfo &TRI) const {
4750     if (isOutReg) {
4751       for (unsigned i = 0, e = AssignedRegs.Regs.size(); i != e; ++i)
4752         MarkRegAndAliases(AssignedRegs.Regs[i], OutputRegs, TRI);
4753     }
4754     if (isInReg) {
4755       for (unsigned i = 0, e = AssignedRegs.Regs.size(); i != e; ++i)
4756         MarkRegAndAliases(AssignedRegs.Regs[i], InputRegs, TRI);
4757     }
4758   }
4759
4760   /// getCallOperandValMVT - Return the MVT of the Value* that this operand
4761   /// corresponds to.  If there is no Value* for this operand, it returns
4762   /// MVT::Other.
4763   MVT getCallOperandValMVT(const TargetLowering &TLI,
4764                            const TargetData *TD) const {
4765     if (CallOperandVal == 0) return MVT::Other;
4766
4767     if (isa<BasicBlock>(CallOperandVal))
4768       return TLI.getPointerTy();
4769
4770     const llvm::Type *OpTy = CallOperandVal->getType();
4771
4772     // If this is an indirect operand, the operand is a pointer to the
4773     // accessed type.
4774     if (isIndirect)
4775       OpTy = cast<PointerType>(OpTy)->getElementType();
4776
4777     // If OpTy is not a single value, it may be a struct/union that we
4778     // can tile with integers.
4779     if (!OpTy->isSingleValueType() && OpTy->isSized()) {
4780       unsigned BitSize = TD->getTypeSizeInBits(OpTy);
4781       switch (BitSize) {
4782       default: break;
4783       case 1:
4784       case 8:
4785       case 16:
4786       case 32:
4787       case 64:
4788       case 128:
4789         OpTy = IntegerType::get(BitSize);
4790         break;
4791       }
4792     }
4793
4794     return TLI.getValueType(OpTy, true);
4795   }
4796
4797 private:
4798   /// MarkRegAndAliases - Mark the specified register and all aliases in the
4799   /// specified set.
4800   static void MarkRegAndAliases(unsigned Reg, std::set<unsigned> &Regs,
4801                                 const TargetRegisterInfo &TRI) {
4802     assert(TargetRegisterInfo::isPhysicalRegister(Reg) && "Isn't a physreg");
4803     Regs.insert(Reg);
4804     if (const unsigned *Aliases = TRI.getAliasSet(Reg))
4805       for (; *Aliases; ++Aliases)
4806         Regs.insert(*Aliases);
4807   }
4808 };
4809 } // end llvm namespace.
4810
4811
4812 /// GetRegistersForValue - Assign registers (virtual or physical) for the
4813 /// specified operand.  We prefer to assign virtual registers, to allow the
4814 /// register allocator handle the assignment process.  However, if the asm uses
4815 /// features that we can't model on machineinstrs, we have SDISel do the
4816 /// allocation.  This produces generally horrible, but correct, code.
4817 ///
4818 ///   OpInfo describes the operand.
4819 ///   Input and OutputRegs are the set of already allocated physical registers.
4820 ///
4821 void SelectionDAGLowering::
4822 GetRegistersForValue(SDISelAsmOperandInfo &OpInfo,
4823                      std::set<unsigned> &OutputRegs,
4824                      std::set<unsigned> &InputRegs) {
4825   // Compute whether this value requires an input register, an output register,
4826   // or both.
4827   bool isOutReg = false;
4828   bool isInReg = false;
4829   switch (OpInfo.Type) {
4830   case InlineAsm::isOutput:
4831     isOutReg = true;
4832
4833     // If there is an input constraint that matches this, we need to reserve
4834     // the input register so no other inputs allocate to it.
4835     isInReg = OpInfo.hasMatchingInput();
4836     break;
4837   case InlineAsm::isInput:
4838     isInReg = true;
4839     isOutReg = false;
4840     break;
4841   case InlineAsm::isClobber:
4842     isOutReg = true;
4843     isInReg = true;
4844     break;
4845   }
4846
4847
4848   MachineFunction &MF = DAG.getMachineFunction();
4849   SmallVector<unsigned, 4> Regs;
4850
4851   // If this is a constraint for a single physreg, or a constraint for a
4852   // register class, find it.
4853   std::pair<unsigned, const TargetRegisterClass*> PhysReg =
4854     TLI.getRegForInlineAsmConstraint(OpInfo.ConstraintCode,
4855                                      OpInfo.ConstraintVT);
4856
4857   unsigned NumRegs = 1;
4858   if (OpInfo.ConstraintVT != MVT::Other) {
4859     // If this is a FP input in an integer register (or visa versa) insert a bit
4860     // cast of the input value.  More generally, handle any case where the input
4861     // value disagrees with the register class we plan to stick this in.
4862     if (OpInfo.Type == InlineAsm::isInput &&
4863         PhysReg.second && !PhysReg.second->hasType(OpInfo.ConstraintVT)) {
4864       // Try to convert to the first MVT that the reg class contains.  If the
4865       // types are identical size, use a bitcast to convert (e.g. two differing
4866       // vector types).
4867       MVT RegVT = *PhysReg.second->vt_begin();
4868       if (RegVT.getSizeInBits() == OpInfo.ConstraintVT.getSizeInBits()) {
4869         OpInfo.CallOperand = DAG.getNode(ISD::BIT_CONVERT, getCurDebugLoc(),
4870                                          RegVT, OpInfo.CallOperand);
4871         OpInfo.ConstraintVT = RegVT;
4872       } else if (RegVT.isInteger() && OpInfo.ConstraintVT.isFloatingPoint()) {
4873         // If the input is a FP value and we want it in FP registers, do a
4874         // bitcast to the corresponding integer type.  This turns an f64 value
4875         // into i64, which can be passed with two i32 values on a 32-bit
4876         // machine.
4877         RegVT = MVT::getIntegerVT(OpInfo.ConstraintVT.getSizeInBits());
4878         OpInfo.CallOperand = DAG.getNode(ISD::BIT_CONVERT, getCurDebugLoc(),
4879                                          RegVT, OpInfo.CallOperand);
4880         OpInfo.ConstraintVT = RegVT;
4881       }
4882     }
4883
4884     NumRegs = TLI.getNumRegisters(OpInfo.ConstraintVT);
4885   }
4886
4887   MVT RegVT;
4888   MVT ValueVT = OpInfo.ConstraintVT;
4889
4890   // If this is a constraint for a specific physical register, like {r17},
4891   // assign it now.
4892   if (PhysReg.first) {
4893     if (OpInfo.ConstraintVT == MVT::Other)
4894       ValueVT = *PhysReg.second->vt_begin();
4895
4896     // Get the actual register value type.  This is important, because the user
4897     // may have asked for (e.g.) the AX register in i32 type.  We need to
4898     // remember that AX is actually i16 to get the right extension.
4899     RegVT = *PhysReg.second->vt_begin();
4900
4901     // This is a explicit reference to a physical register.
4902     Regs.push_back(PhysReg.first);
4903
4904     // If this is an expanded reference, add the rest of the regs to Regs.
4905     if (NumRegs != 1) {
4906       TargetRegisterClass::iterator I = PhysReg.second->begin();
4907       for (; *I != PhysReg.first; ++I)
4908         assert(I != PhysReg.second->end() && "Didn't find reg!");
4909
4910       // Already added the first reg.
4911       --NumRegs; ++I;
4912       for (; NumRegs; --NumRegs, ++I) {
4913         assert(I != PhysReg.second->end() && "Ran out of registers to allocate!");
4914         Regs.push_back(*I);
4915       }
4916     }
4917     OpInfo.AssignedRegs = RegsForValue(TLI, Regs, RegVT, ValueVT);
4918     const TargetRegisterInfo *TRI = DAG.getTarget().getRegisterInfo();
4919     OpInfo.MarkAllocatedRegs(isOutReg, isInReg, OutputRegs, InputRegs, *TRI);
4920     return;
4921   }
4922
4923   // Otherwise, if this was a reference to an LLVM register class, create vregs
4924   // for this reference.
4925   std::vector<unsigned> RegClassRegs;
4926   const TargetRegisterClass *RC = PhysReg.second;
4927   if (RC) {
4928     // If this is a tied register, our regalloc doesn't know how to maintain
4929     // the constraint, so we have to pick a register to pin the input/output to.
4930     // If it isn't a matched constraint, go ahead and create vreg and let the
4931     // regalloc do its thing.
4932     if (!OpInfo.hasMatchingInput()) {
4933       RegVT = *PhysReg.second->vt_begin();
4934       if (OpInfo.ConstraintVT == MVT::Other)
4935         ValueVT = RegVT;
4936
4937       // Create the appropriate number of virtual registers.
4938       MachineRegisterInfo &RegInfo = MF.getRegInfo();
4939       for (; NumRegs; --NumRegs)
4940         Regs.push_back(RegInfo.createVirtualRegister(PhysReg.second));
4941
4942       OpInfo.AssignedRegs = RegsForValue(TLI, Regs, RegVT, ValueVT);
4943       return;
4944     }
4945
4946     // Otherwise, we can't allocate it.  Let the code below figure out how to
4947     // maintain these constraints.
4948     RegClassRegs.assign(PhysReg.second->begin(), PhysReg.second->end());
4949
4950   } else {
4951     // This is a reference to a register class that doesn't directly correspond
4952     // to an LLVM register class.  Allocate NumRegs consecutive, available,
4953     // registers from the class.
4954     RegClassRegs = TLI.getRegClassForInlineAsmConstraint(OpInfo.ConstraintCode,
4955                                                          OpInfo.ConstraintVT);
4956   }
4957
4958   const TargetRegisterInfo *TRI = DAG.getTarget().getRegisterInfo();
4959   unsigned NumAllocated = 0;
4960   for (unsigned i = 0, e = RegClassRegs.size(); i != e; ++i) {
4961     unsigned Reg = RegClassRegs[i];
4962     // See if this register is available.
4963     if ((isOutReg && OutputRegs.count(Reg)) ||   // Already used.
4964         (isInReg  && InputRegs.count(Reg))) {    // Already used.
4965       // Make sure we find consecutive registers.
4966       NumAllocated = 0;
4967       continue;
4968     }
4969
4970     // Check to see if this register is allocatable (i.e. don't give out the
4971     // stack pointer).
4972     if (RC == 0) {
4973       RC = isAllocatableRegister(Reg, MF, TLI, TRI);
4974       if (!RC) {        // Couldn't allocate this register.
4975         // Reset NumAllocated to make sure we return consecutive registers.
4976         NumAllocated = 0;
4977         continue;
4978       }
4979     }
4980
4981     // Okay, this register is good, we can use it.
4982     ++NumAllocated;
4983
4984     // If we allocated enough consecutive registers, succeed.
4985     if (NumAllocated == NumRegs) {
4986       unsigned RegStart = (i-NumAllocated)+1;
4987       unsigned RegEnd   = i+1;
4988       // Mark all of the allocated registers used.
4989       for (unsigned i = RegStart; i != RegEnd; ++i)
4990         Regs.push_back(RegClassRegs[i]);
4991
4992       OpInfo.AssignedRegs = RegsForValue(TLI, Regs, *RC->vt_begin(),
4993                                          OpInfo.ConstraintVT);
4994       OpInfo.MarkAllocatedRegs(isOutReg, isInReg, OutputRegs, InputRegs, *TRI);
4995       return;
4996     }
4997   }
4998
4999   // Otherwise, we couldn't allocate enough registers for this.
5000 }
5001
5002 /// hasInlineAsmMemConstraint - Return true if the inline asm instruction being
5003 /// processed uses a memory 'm' constraint.
5004 static bool
5005 hasInlineAsmMemConstraint(std::vector<InlineAsm::ConstraintInfo> &CInfos,
5006                           const TargetLowering &TLI) {
5007   for (unsigned i = 0, e = CInfos.size(); i != e; ++i) {
5008     InlineAsm::ConstraintInfo &CI = CInfos[i];
5009     for (unsigned j = 0, ee = CI.Codes.size(); j != ee; ++j) {
5010       TargetLowering::ConstraintType CType = TLI.getConstraintType(CI.Codes[j]);
5011       if (CType == TargetLowering::C_Memory)
5012         return true;
5013     }
5014   }
5015
5016   return false;
5017 }
5018
5019 /// visitInlineAsm - Handle a call to an InlineAsm object.
5020 ///
5021 void SelectionDAGLowering::visitInlineAsm(CallSite CS) {
5022   InlineAsm *IA = cast<InlineAsm>(CS.getCalledValue());
5023
5024   /// ConstraintOperands - Information about all of the constraints.
5025   std::vector<SDISelAsmOperandInfo> ConstraintOperands;
5026
5027   SDValue Chain = getRoot();
5028   SDValue Flag;
5029
5030   std::set<unsigned> OutputRegs, InputRegs;
5031
5032   // Do a prepass over the constraints, canonicalizing them, and building up the
5033   // ConstraintOperands list.
5034   std::vector<InlineAsm::ConstraintInfo>
5035     ConstraintInfos = IA->ParseConstraints();
5036
5037   bool hasMemory = hasInlineAsmMemConstraint(ConstraintInfos, TLI);
5038
5039   unsigned ArgNo = 0;   // ArgNo - The argument of the CallInst.
5040   unsigned ResNo = 0;   // ResNo - The result number of the next output.
5041   for (unsigned i = 0, e = ConstraintInfos.size(); i != e; ++i) {
5042     ConstraintOperands.push_back(SDISelAsmOperandInfo(ConstraintInfos[i]));
5043     SDISelAsmOperandInfo &OpInfo = ConstraintOperands.back();
5044
5045     MVT OpVT = MVT::Other;
5046
5047     // Compute the value type for each operand.
5048     switch (OpInfo.Type) {
5049     case InlineAsm::isOutput:
5050       // Indirect outputs just consume an argument.
5051       if (OpInfo.isIndirect) {
5052         OpInfo.CallOperandVal = CS.getArgument(ArgNo++);
5053         break;
5054       }
5055
5056       // The return value of the call is this value.  As such, there is no
5057       // corresponding argument.
5058       assert(CS.getType() != Type::VoidTy && "Bad inline asm!");
5059       if (const StructType *STy = dyn_cast<StructType>(CS.getType())) {
5060         OpVT = TLI.getValueType(STy->getElementType(ResNo));
5061       } else {
5062         assert(ResNo == 0 && "Asm only has one result!");
5063         OpVT = TLI.getValueType(CS.getType());
5064       }
5065       ++ResNo;
5066       break;
5067     case InlineAsm::isInput:
5068       OpInfo.CallOperandVal = CS.getArgument(ArgNo++);
5069       break;
5070     case InlineAsm::isClobber:
5071       // Nothing to do.
5072       break;
5073     }
5074
5075     // If this is an input or an indirect output, process the call argument.
5076     // BasicBlocks are labels, currently appearing only in asm's.
5077     if (OpInfo.CallOperandVal) {
5078       if (BasicBlock *BB = dyn_cast<BasicBlock>(OpInfo.CallOperandVal)) {
5079         OpInfo.CallOperand = DAG.getBasicBlock(FuncInfo.MBBMap[BB]);
5080       } else {
5081         OpInfo.CallOperand = getValue(OpInfo.CallOperandVal);
5082       }
5083
5084       OpVT = OpInfo.getCallOperandValMVT(TLI, TD);
5085     }
5086
5087     OpInfo.ConstraintVT = OpVT;
5088   }
5089
5090   // Second pass over the constraints: compute which constraint option to use
5091   // and assign registers to constraints that want a specific physreg.
5092   for (unsigned i = 0, e = ConstraintInfos.size(); i != e; ++i) {
5093     SDISelAsmOperandInfo &OpInfo = ConstraintOperands[i];
5094
5095     // If this is an output operand with a matching input operand, look up the
5096     // matching input. If their types mismatch, e.g. one is an integer, the
5097     // other is floating point, or their sizes are different, flag it as an
5098     // error.
5099     if (OpInfo.hasMatchingInput()) {
5100       SDISelAsmOperandInfo &Input = ConstraintOperands[OpInfo.MatchingInput];
5101       if (OpInfo.ConstraintVT != Input.ConstraintVT) {
5102         if ((OpInfo.ConstraintVT.isInteger() !=
5103              Input.ConstraintVT.isInteger()) ||
5104             (OpInfo.ConstraintVT.getSizeInBits() !=
5105              Input.ConstraintVT.getSizeInBits())) {
5106           cerr << "Unsupported asm: input constraint with a matching output "
5107                << "constraint of incompatible type!\n";
5108           exit(1);
5109         }
5110         Input.ConstraintVT = OpInfo.ConstraintVT;
5111       }
5112     }
5113
5114     // Compute the constraint code and ConstraintType to use.
5115     TLI.ComputeConstraintToUse(OpInfo, OpInfo.CallOperand, hasMemory, &DAG);
5116
5117     // If this is a memory input, and if the operand is not indirect, do what we
5118     // need to to provide an address for the memory input.
5119     if (OpInfo.ConstraintType == TargetLowering::C_Memory &&
5120         !OpInfo.isIndirect) {
5121       assert(OpInfo.Type == InlineAsm::isInput &&
5122              "Can only indirectify direct input operands!");
5123
5124       // Memory operands really want the address of the value.  If we don't have
5125       // an indirect input, put it in the constpool if we can, otherwise spill
5126       // it to a stack slot.
5127
5128       // If the operand is a float, integer, or vector constant, spill to a
5129       // constant pool entry to get its address.
5130       Value *OpVal = OpInfo.CallOperandVal;
5131       if (isa<ConstantFP>(OpVal) || isa<ConstantInt>(OpVal) ||
5132           isa<ConstantVector>(OpVal)) {
5133         OpInfo.CallOperand = DAG.getConstantPool(cast<Constant>(OpVal),
5134                                                  TLI.getPointerTy());
5135       } else {
5136         // Otherwise, create a stack slot and emit a store to it before the
5137         // asm.
5138         const Type *Ty = OpVal->getType();
5139         uint64_t TySize = TLI.getTargetData()->getTypePaddedSize(Ty);
5140         unsigned Align  = TLI.getTargetData()->getPrefTypeAlignment(Ty);
5141         MachineFunction &MF = DAG.getMachineFunction();
5142         int SSFI = MF.getFrameInfo()->CreateStackObject(TySize, Align);
5143         SDValue StackSlot = DAG.getFrameIndex(SSFI, TLI.getPointerTy());
5144         Chain = DAG.getStore(Chain, getCurDebugLoc(),
5145                              OpInfo.CallOperand, StackSlot, NULL, 0);
5146         OpInfo.CallOperand = StackSlot;
5147       }
5148
5149       // There is no longer a Value* corresponding to this operand.
5150       OpInfo.CallOperandVal = 0;
5151       // It is now an indirect operand.
5152       OpInfo.isIndirect = true;
5153     }
5154
5155     // If this constraint is for a specific register, allocate it before
5156     // anything else.
5157     if (OpInfo.ConstraintType == TargetLowering::C_Register)
5158       GetRegistersForValue(OpInfo, OutputRegs, InputRegs);
5159   }
5160   ConstraintInfos.clear();
5161
5162
5163   // Second pass - Loop over all of the operands, assigning virtual or physregs
5164   // to register class operands.
5165   for (unsigned i = 0, e = ConstraintOperands.size(); i != e; ++i) {
5166     SDISelAsmOperandInfo &OpInfo = ConstraintOperands[i];
5167
5168     // C_Register operands have already been allocated, Other/Memory don't need
5169     // to be.
5170     if (OpInfo.ConstraintType == TargetLowering::C_RegisterClass)
5171       GetRegistersForValue(OpInfo, OutputRegs, InputRegs);
5172   }
5173
5174   // AsmNodeOperands - The operands for the ISD::INLINEASM node.
5175   std::vector<SDValue> AsmNodeOperands;
5176   AsmNodeOperands.push_back(SDValue());  // reserve space for input chain
5177   AsmNodeOperands.push_back(
5178           DAG.getTargetExternalSymbol(IA->getAsmString().c_str(), MVT::Other));
5179
5180
5181   // Loop over all of the inputs, copying the operand values into the
5182   // appropriate registers and processing the output regs.
5183   RegsForValue RetValRegs;
5184
5185   // IndirectStoresToEmit - The set of stores to emit after the inline asm node.
5186   std::vector<std::pair<RegsForValue, Value*> > IndirectStoresToEmit;
5187
5188   for (unsigned i = 0, e = ConstraintOperands.size(); i != e; ++i) {
5189     SDISelAsmOperandInfo &OpInfo = ConstraintOperands[i];
5190
5191     switch (OpInfo.Type) {
5192     case InlineAsm::isOutput: {
5193       if (OpInfo.ConstraintType != TargetLowering::C_RegisterClass &&
5194           OpInfo.ConstraintType != TargetLowering::C_Register) {
5195         // Memory output, or 'other' output (e.g. 'X' constraint).
5196         assert(OpInfo.isIndirect && "Memory output must be indirect operand");
5197
5198         // Add information to the INLINEASM node to know about this output.
5199         unsigned ResOpType = 4/*MEM*/ | (1<<3);
5200         AsmNodeOperands.push_back(DAG.getTargetConstant(ResOpType,
5201                                                         TLI.getPointerTy()));
5202         AsmNodeOperands.push_back(OpInfo.CallOperand);
5203         break;
5204       }
5205
5206       // Otherwise, this is a register or register class output.
5207
5208       // Copy the output from the appropriate register.  Find a register that
5209       // we can use.
5210       if (OpInfo.AssignedRegs.Regs.empty()) {
5211         cerr << "Couldn't allocate output reg for constraint '"
5212              << OpInfo.ConstraintCode << "'!\n";
5213         exit(1);
5214       }
5215
5216       // If this is an indirect operand, store through the pointer after the
5217       // asm.
5218       if (OpInfo.isIndirect) {
5219         IndirectStoresToEmit.push_back(std::make_pair(OpInfo.AssignedRegs,
5220                                                       OpInfo.CallOperandVal));
5221       } else {
5222         // This is the result value of the call.
5223         assert(CS.getType() != Type::VoidTy && "Bad inline asm!");
5224         // Concatenate this output onto the outputs list.
5225         RetValRegs.append(OpInfo.AssignedRegs);
5226       }
5227
5228       // Add information to the INLINEASM node to know that this register is
5229       // set.
5230       OpInfo.AssignedRegs.AddInlineAsmOperands(OpInfo.isEarlyClobber ?
5231                                                6 /* EARLYCLOBBER REGDEF */ :
5232                                                2 /* REGDEF */ ,
5233                                                DAG, AsmNodeOperands);
5234       break;
5235     }
5236     case InlineAsm::isInput: {
5237       SDValue InOperandVal = OpInfo.CallOperand;
5238
5239       if (OpInfo.isMatchingInputConstraint()) {   // Matching constraint?
5240         // If this is required to match an output register we have already set,
5241         // just use its register.
5242         unsigned OperandNo = OpInfo.getMatchedOperand();
5243
5244         // Scan until we find the definition we already emitted of this operand.
5245         // When we find it, create a RegsForValue operand.
5246         unsigned CurOp = 2;  // The first operand.
5247         for (; OperandNo; --OperandNo) {
5248           // Advance to the next operand.
5249           unsigned NumOps =
5250             cast<ConstantSDNode>(AsmNodeOperands[CurOp])->getZExtValue();
5251           assert(((NumOps & 7) == 2 /*REGDEF*/ ||
5252                   (NumOps & 7) == 6 /*EARLYCLOBBER REGDEF*/ ||
5253                   (NumOps & 7) == 4 /*MEM*/) &&
5254                  "Skipped past definitions?");
5255           CurOp += (NumOps>>3)+1;
5256         }
5257
5258         unsigned NumOps =
5259           cast<ConstantSDNode>(AsmNodeOperands[CurOp])->getZExtValue();
5260         if ((NumOps & 7) == 2 /*REGDEF*/
5261             || (NumOps & 7) == 6 /* EARLYCLOBBER REGDEF */) {
5262           // Add NumOps>>3 registers to MatchedRegs.
5263           RegsForValue MatchedRegs;
5264           MatchedRegs.TLI = &TLI;
5265           MatchedRegs.ValueVTs.push_back(InOperandVal.getValueType());
5266           MatchedRegs.RegVTs.push_back(AsmNodeOperands[CurOp+1].getValueType());
5267           for (unsigned i = 0, e = NumOps>>3; i != e; ++i) {
5268             unsigned Reg =
5269               cast<RegisterSDNode>(AsmNodeOperands[++CurOp])->getReg();
5270             MatchedRegs.Regs.push_back(Reg);
5271           }
5272
5273           // Use the produced MatchedRegs object to
5274           MatchedRegs.getCopyToRegs(InOperandVal, DAG, getCurDebugLoc(),
5275                                     Chain, &Flag);
5276           MatchedRegs.AddInlineAsmOperands(1 /*REGUSE*/, DAG, AsmNodeOperands);
5277           break;
5278         } else {
5279           assert(((NumOps & 7) == 4) && "Unknown matching constraint!");
5280           assert((NumOps >> 3) == 1 && "Unexpected number of operands");
5281           // Add information to the INLINEASM node to know about this input.
5282           AsmNodeOperands.push_back(DAG.getTargetConstant(NumOps,
5283                                                           TLI.getPointerTy()));
5284           AsmNodeOperands.push_back(AsmNodeOperands[CurOp+1]);
5285           break;
5286         }
5287       }
5288
5289       if (OpInfo.ConstraintType == TargetLowering::C_Other) {
5290         assert(!OpInfo.isIndirect &&
5291                "Don't know how to handle indirect other inputs yet!");
5292
5293         std::vector<SDValue> Ops;
5294         TLI.LowerAsmOperandForConstraint(InOperandVal, OpInfo.ConstraintCode[0],
5295                                          hasMemory, Ops, DAG);
5296         if (Ops.empty()) {
5297           cerr << "Invalid operand for inline asm constraint '"
5298                << OpInfo.ConstraintCode << "'!\n";
5299           exit(1);
5300         }
5301
5302         // Add information to the INLINEASM node to know about this input.
5303         unsigned ResOpType = 3 /*IMM*/ | (Ops.size() << 3);
5304         AsmNodeOperands.push_back(DAG.getTargetConstant(ResOpType,
5305                                                         TLI.getPointerTy()));
5306         AsmNodeOperands.insert(AsmNodeOperands.end(), Ops.begin(), Ops.end());
5307         break;
5308       } else if (OpInfo.ConstraintType == TargetLowering::C_Memory) {
5309         assert(OpInfo.isIndirect && "Operand must be indirect to be a mem!");
5310         assert(InOperandVal.getValueType() == TLI.getPointerTy() &&
5311                "Memory operands expect pointer values");
5312
5313         // Add information to the INLINEASM node to know about this input.
5314         unsigned ResOpType = 4/*MEM*/ | (1<<3);
5315         AsmNodeOperands.push_back(DAG.getTargetConstant(ResOpType,
5316                                                         TLI.getPointerTy()));
5317         AsmNodeOperands.push_back(InOperandVal);
5318         break;
5319       }
5320
5321       assert((OpInfo.ConstraintType == TargetLowering::C_RegisterClass ||
5322               OpInfo.ConstraintType == TargetLowering::C_Register) &&
5323              "Unknown constraint type!");
5324       assert(!OpInfo.isIndirect &&
5325              "Don't know how to handle indirect register inputs yet!");
5326
5327       // Copy the input into the appropriate registers.
5328       if (OpInfo.AssignedRegs.Regs.empty()) {
5329         cerr << "Couldn't allocate output reg for constraint '"
5330              << OpInfo.ConstraintCode << "'!\n";
5331         exit(1);
5332       }
5333
5334       OpInfo.AssignedRegs.getCopyToRegs(InOperandVal, DAG, getCurDebugLoc(),
5335                                         Chain, &Flag);
5336
5337       OpInfo.AssignedRegs.AddInlineAsmOperands(1/*REGUSE*/,
5338                                                DAG, AsmNodeOperands);
5339       break;
5340     }
5341     case InlineAsm::isClobber: {
5342       // Add the clobbered value to the operand list, so that the register
5343       // allocator is aware that the physreg got clobbered.
5344       if (!OpInfo.AssignedRegs.Regs.empty())
5345         OpInfo.AssignedRegs.AddInlineAsmOperands(6 /* EARLYCLOBBER REGDEF */,
5346                                                  DAG, AsmNodeOperands);
5347       break;
5348     }
5349     }
5350   }
5351
5352   // Finish up input operands.
5353   AsmNodeOperands[0] = Chain;
5354   if (Flag.getNode()) AsmNodeOperands.push_back(Flag);
5355
5356   Chain = DAG.getNode(ISD::INLINEASM, getCurDebugLoc(),
5357                       DAG.getNodeValueTypes(MVT::Other, MVT::Flag), 2,
5358                       &AsmNodeOperands[0], AsmNodeOperands.size());
5359   Flag = Chain.getValue(1);
5360
5361   // If this asm returns a register value, copy the result from that register
5362   // and set it as the value of the call.
5363   if (!RetValRegs.Regs.empty()) {
5364     SDValue Val = RetValRegs.getCopyFromRegs(DAG, getCurDebugLoc(),
5365                                              Chain, &Flag);
5366
5367     // FIXME: Why don't we do this for inline asms with MRVs?
5368     if (CS.getType()->isSingleValueType() && CS.getType()->isSized()) {
5369       MVT ResultType = TLI.getValueType(CS.getType());
5370
5371       // If any of the results of the inline asm is a vector, it may have the
5372       // wrong width/num elts.  This can happen for register classes that can
5373       // contain multiple different value types.  The preg or vreg allocated may
5374       // not have the same VT as was expected.  Convert it to the right type
5375       // with bit_convert.
5376       if (ResultType != Val.getValueType() && Val.getValueType().isVector()) {
5377         Val = DAG.getNode(ISD::BIT_CONVERT, getCurDebugLoc(),
5378                           ResultType, Val);
5379
5380       } else if (ResultType != Val.getValueType() &&
5381                  ResultType.isInteger() && Val.getValueType().isInteger()) {
5382         // If a result value was tied to an input value, the computed result may
5383         // have a wider width than the expected result.  Extract the relevant
5384         // portion.
5385         Val = DAG.getNode(ISD::TRUNCATE, getCurDebugLoc(), ResultType, Val);
5386       }
5387
5388       assert(ResultType == Val.getValueType() && "Asm result value mismatch!");
5389     }
5390
5391     setValue(CS.getInstruction(), Val);
5392   }
5393
5394   std::vector<std::pair<SDValue, Value*> > StoresToEmit;
5395
5396   // Process indirect outputs, first output all of the flagged copies out of
5397   // physregs.
5398   for (unsigned i = 0, e = IndirectStoresToEmit.size(); i != e; ++i) {
5399     RegsForValue &OutRegs = IndirectStoresToEmit[i].first;
5400     Value *Ptr = IndirectStoresToEmit[i].second;
5401     SDValue OutVal = OutRegs.getCopyFromRegs(DAG, getCurDebugLoc(),
5402                                              Chain, &Flag);
5403     StoresToEmit.push_back(std::make_pair(OutVal, Ptr));
5404   }
5405
5406   // Emit the non-flagged stores from the physregs.
5407   SmallVector<SDValue, 8> OutChains;
5408   for (unsigned i = 0, e = StoresToEmit.size(); i != e; ++i)
5409     OutChains.push_back(DAG.getStore(Chain, getCurDebugLoc(),
5410                                     StoresToEmit[i].first,
5411                                     getValue(StoresToEmit[i].second),
5412                                     StoresToEmit[i].second, 0));
5413   if (!OutChains.empty())
5414     Chain = DAG.getNode(ISD::TokenFactor, getCurDebugLoc(), MVT::Other,
5415                         &OutChains[0], OutChains.size());
5416   DAG.setRoot(Chain);
5417 }
5418
5419
5420 void SelectionDAGLowering::visitMalloc(MallocInst &I) {
5421   SDValue Src = getValue(I.getOperand(0));
5422
5423   MVT IntPtr = TLI.getPointerTy();
5424
5425   if (IntPtr.bitsLT(Src.getValueType()))
5426     Src = DAG.getNode(ISD::TRUNCATE, getCurDebugLoc(), IntPtr, Src);
5427   else if (IntPtr.bitsGT(Src.getValueType()))
5428     Src = DAG.getNode(ISD::ZERO_EXTEND, getCurDebugLoc(), IntPtr, Src);
5429
5430   // Scale the source by the type size.
5431   uint64_t ElementSize = TD->getTypePaddedSize(I.getType()->getElementType());
5432   Src = DAG.getNode(ISD::MUL, getCurDebugLoc(), Src.getValueType(),
5433                     Src, DAG.getIntPtrConstant(ElementSize));
5434
5435   TargetLowering::ArgListTy Args;
5436   TargetLowering::ArgListEntry Entry;
5437   Entry.Node = Src;
5438   Entry.Ty = TLI.getTargetData()->getIntPtrType();
5439   Args.push_back(Entry);
5440
5441   std::pair<SDValue,SDValue> Result =
5442     TLI.LowerCallTo(getRoot(), I.getType(), false, false, false, false,
5443                     CallingConv::C, PerformTailCallOpt,
5444                     DAG.getExternalSymbol("malloc", IntPtr),
5445                     Args, DAG, getCurDebugLoc());
5446   setValue(&I, Result.first);  // Pointers always fit in registers
5447   DAG.setRoot(Result.second);
5448 }
5449
5450 void SelectionDAGLowering::visitFree(FreeInst &I) {
5451   TargetLowering::ArgListTy Args;
5452   TargetLowering::ArgListEntry Entry;
5453   Entry.Node = getValue(I.getOperand(0));
5454   Entry.Ty = TLI.getTargetData()->getIntPtrType();
5455   Args.push_back(Entry);
5456   MVT IntPtr = TLI.getPointerTy();
5457   std::pair<SDValue,SDValue> Result =
5458     TLI.LowerCallTo(getRoot(), Type::VoidTy, false, false, false, false,
5459                     CallingConv::C, PerformTailCallOpt,
5460                     DAG.getExternalSymbol("free", IntPtr), Args, DAG,
5461                     getCurDebugLoc());
5462   DAG.setRoot(Result.second);
5463 }
5464
5465 void SelectionDAGLowering::visitVAStart(CallInst &I) {
5466   DAG.setRoot(DAG.getNode(ISD::VASTART, getCurDebugLoc(),
5467                           MVT::Other, getRoot(),
5468                           getValue(I.getOperand(1)),
5469                           DAG.getSrcValue(I.getOperand(1))));
5470 }
5471
5472 void SelectionDAGLowering::visitVAArg(VAArgInst &I) {
5473   SDValue V = DAG.getVAArg(TLI.getValueType(I.getType()), getCurDebugLoc(),
5474                            getRoot(), getValue(I.getOperand(0)),
5475                            DAG.getSrcValue(I.getOperand(0)));
5476   setValue(&I, V);
5477   DAG.setRoot(V.getValue(1));
5478 }
5479
5480 void SelectionDAGLowering::visitVAEnd(CallInst &I) {
5481   DAG.setRoot(DAG.getNode(ISD::VAEND, getCurDebugLoc(),
5482                           MVT::Other, getRoot(),
5483                           getValue(I.getOperand(1)),
5484                           DAG.getSrcValue(I.getOperand(1))));
5485 }
5486
5487 void SelectionDAGLowering::visitVACopy(CallInst &I) {
5488   DAG.setRoot(DAG.getNode(ISD::VACOPY, getCurDebugLoc(),
5489                           MVT::Other, getRoot(),
5490                           getValue(I.getOperand(1)),
5491                           getValue(I.getOperand(2)),
5492                           DAG.getSrcValue(I.getOperand(1)),
5493                           DAG.getSrcValue(I.getOperand(2))));
5494 }
5495
5496 /// TargetLowering::LowerArguments - This is the default LowerArguments
5497 /// implementation, which just inserts a FORMAL_ARGUMENTS node.  FIXME: When all
5498 /// targets are migrated to using FORMAL_ARGUMENTS, this hook should be
5499 /// integrated into SDISel.
5500 void TargetLowering::LowerArguments(Function &F, SelectionDAG &DAG,
5501                                     SmallVectorImpl<SDValue> &ArgValues,
5502                                     DebugLoc dl) {
5503   // Add CC# and isVararg as operands to the FORMAL_ARGUMENTS node.
5504   SmallVector<SDValue, 3+16> Ops;
5505   Ops.push_back(DAG.getRoot());
5506   Ops.push_back(DAG.getConstant(F.getCallingConv(), getPointerTy()));
5507   Ops.push_back(DAG.getConstant(F.isVarArg(), getPointerTy()));
5508
5509   // Add one result value for each formal argument.
5510   SmallVector<MVT, 16> RetVals;
5511   unsigned j = 1;
5512   for (Function::arg_iterator I = F.arg_begin(), E = F.arg_end();
5513        I != E; ++I, ++j) {
5514     SmallVector<MVT, 4> ValueVTs;
5515     ComputeValueVTs(*this, I->getType(), ValueVTs);
5516     for (unsigned Value = 0, NumValues = ValueVTs.size();
5517          Value != NumValues; ++Value) {
5518       MVT VT = ValueVTs[Value];
5519       const Type *ArgTy = VT.getTypeForMVT();
5520       ISD::ArgFlagsTy Flags;
5521       unsigned OriginalAlignment =
5522         getTargetData()->getABITypeAlignment(ArgTy);
5523
5524       if (F.paramHasAttr(j, Attribute::ZExt))
5525         Flags.setZExt();
5526       if (F.paramHasAttr(j, Attribute::SExt))
5527         Flags.setSExt();
5528       if (F.paramHasAttr(j, Attribute::InReg))
5529         Flags.setInReg();
5530       if (F.paramHasAttr(j, Attribute::StructRet))
5531         Flags.setSRet();
5532       if (F.paramHasAttr(j, Attribute::ByVal)) {
5533         Flags.setByVal();
5534         const PointerType *Ty = cast<PointerType>(I->getType());
5535         const Type *ElementTy = Ty->getElementType();
5536         unsigned FrameAlign = getByValTypeAlignment(ElementTy);
5537         unsigned FrameSize  = getTargetData()->getTypePaddedSize(ElementTy);
5538         // For ByVal, alignment should be passed from FE.  BE will guess if
5539         // this info is not there but there are cases it cannot get right.
5540         if (F.getParamAlignment(j))
5541           FrameAlign = F.getParamAlignment(j);
5542         Flags.setByValAlign(FrameAlign);
5543         Flags.setByValSize(FrameSize);
5544       }
5545       if (F.paramHasAttr(j, Attribute::Nest))
5546         Flags.setNest();
5547       Flags.setOrigAlign(OriginalAlignment);
5548
5549       MVT RegisterVT = getRegisterType(VT);
5550       unsigned NumRegs = getNumRegisters(VT);
5551       for (unsigned i = 0; i != NumRegs; ++i) {
5552         RetVals.push_back(RegisterVT);
5553         ISD::ArgFlagsTy MyFlags = Flags;
5554         if (NumRegs > 1 && i == 0)
5555           MyFlags.setSplit();
5556         // if it isn't first piece, alignment must be 1
5557         else if (i > 0)
5558           MyFlags.setOrigAlign(1);
5559         Ops.push_back(DAG.getArgFlags(MyFlags));
5560       }
5561     }
5562   }
5563
5564   RetVals.push_back(MVT::Other);
5565
5566   // Create the node.
5567   SDNode *Result = DAG.getNode(ISD::FORMAL_ARGUMENTS, dl,
5568                                DAG.getVTList(&RetVals[0], RetVals.size()),
5569                                &Ops[0], Ops.size()).getNode();
5570
5571   // Prelower FORMAL_ARGUMENTS.  This isn't required for functionality, but
5572   // allows exposing the loads that may be part of the argument access to the
5573   // first DAGCombiner pass.
5574   SDValue TmpRes = LowerOperation(SDValue(Result, 0), DAG);
5575
5576   // The number of results should match up, except that the lowered one may have
5577   // an extra flag result.
5578   assert((Result->getNumValues() == TmpRes.getNode()->getNumValues() ||
5579           (Result->getNumValues()+1 == TmpRes.getNode()->getNumValues() &&
5580            TmpRes.getValue(Result->getNumValues()).getValueType() == MVT::Flag))
5581          && "Lowering produced unexpected number of results!");
5582
5583   // The FORMAL_ARGUMENTS node itself is likely no longer needed.
5584   if (Result != TmpRes.getNode() && Result->use_empty()) {
5585     HandleSDNode Dummy(DAG.getRoot());
5586     DAG.RemoveDeadNode(Result);
5587   }
5588
5589   Result = TmpRes.getNode();
5590
5591   unsigned NumArgRegs = Result->getNumValues() - 1;
5592   DAG.setRoot(SDValue(Result, NumArgRegs));
5593
5594   // Set up the return result vector.
5595   unsigned i = 0;
5596   unsigned Idx = 1;
5597   for (Function::arg_iterator I = F.arg_begin(), E = F.arg_end(); I != E;
5598       ++I, ++Idx) {
5599     SmallVector<MVT, 4> ValueVTs;
5600     ComputeValueVTs(*this, I->getType(), ValueVTs);
5601     for (unsigned Value = 0, NumValues = ValueVTs.size();
5602          Value != NumValues; ++Value) {
5603       MVT VT = ValueVTs[Value];
5604       MVT PartVT = getRegisterType(VT);
5605
5606       unsigned NumParts = getNumRegisters(VT);
5607       SmallVector<SDValue, 4> Parts(NumParts);
5608       for (unsigned j = 0; j != NumParts; ++j)
5609         Parts[j] = SDValue(Result, i++);
5610
5611       ISD::NodeType AssertOp = ISD::DELETED_NODE;
5612       if (F.paramHasAttr(Idx, Attribute::SExt))
5613         AssertOp = ISD::AssertSext;
5614       else if (F.paramHasAttr(Idx, Attribute::ZExt))
5615         AssertOp = ISD::AssertZext;
5616
5617       ArgValues.push_back(getCopyFromParts(DAG, dl, &Parts[0], NumParts,
5618                                            PartVT, VT, AssertOp));
5619     }
5620   }
5621   assert(i == NumArgRegs && "Argument register count mismatch!");
5622 }
5623
5624
5625 /// TargetLowering::LowerCallTo - This is the default LowerCallTo
5626 /// implementation, which just inserts an ISD::CALL node, which is later custom
5627 /// lowered by the target to something concrete.  FIXME: When all targets are
5628 /// migrated to using ISD::CALL, this hook should be integrated into SDISel.
5629 std::pair<SDValue, SDValue>
5630 TargetLowering::LowerCallTo(SDValue Chain, const Type *RetTy,
5631                             bool RetSExt, bool RetZExt, bool isVarArg,
5632                             bool isInreg,
5633                             unsigned CallingConv, bool isTailCall,
5634                             SDValue Callee,
5635                             ArgListTy &Args, SelectionDAG &DAG, DebugLoc dl) {
5636   assert((!isTailCall || PerformTailCallOpt) &&
5637          "isTailCall set when tail-call optimizations are disabled!");
5638
5639   SmallVector<SDValue, 32> Ops;
5640   Ops.push_back(Chain);   // Op#0 - Chain
5641   Ops.push_back(Callee);
5642
5643   // Handle all of the outgoing arguments.
5644   for (unsigned i = 0, e = Args.size(); i != e; ++i) {
5645     SmallVector<MVT, 4> ValueVTs;
5646     ComputeValueVTs(*this, Args[i].Ty, ValueVTs);
5647     for (unsigned Value = 0, NumValues = ValueVTs.size();
5648          Value != NumValues; ++Value) {
5649       MVT VT = ValueVTs[Value];
5650       const Type *ArgTy = VT.getTypeForMVT();
5651       SDValue Op = SDValue(Args[i].Node.getNode(),
5652                            Args[i].Node.getResNo() + Value);
5653       ISD::ArgFlagsTy Flags;
5654       unsigned OriginalAlignment =
5655         getTargetData()->getABITypeAlignment(ArgTy);
5656
5657       if (Args[i].isZExt)
5658         Flags.setZExt();
5659       if (Args[i].isSExt)
5660         Flags.setSExt();
5661       if (Args[i].isInReg)
5662         Flags.setInReg();
5663       if (Args[i].isSRet)
5664         Flags.setSRet();
5665       if (Args[i].isByVal) {
5666         Flags.setByVal();
5667         const PointerType *Ty = cast<PointerType>(Args[i].Ty);
5668         const Type *ElementTy = Ty->getElementType();
5669         unsigned FrameAlign = getByValTypeAlignment(ElementTy);
5670         unsigned FrameSize  = getTargetData()->getTypePaddedSize(ElementTy);
5671         // For ByVal, alignment should come from FE.  BE will guess if this
5672         // info is not there but there are cases it cannot get right.
5673         if (Args[i].Alignment)
5674           FrameAlign = Args[i].Alignment;
5675         Flags.setByValAlign(FrameAlign);
5676         Flags.setByValSize(FrameSize);
5677       }
5678       if (Args[i].isNest)
5679         Flags.setNest();
5680       Flags.setOrigAlign(OriginalAlignment);
5681
5682       MVT PartVT = getRegisterType(VT);
5683       unsigned NumParts = getNumRegisters(VT);
5684       SmallVector<SDValue, 4> Parts(NumParts);
5685       ISD::NodeType ExtendKind = ISD::ANY_EXTEND;
5686
5687       if (Args[i].isSExt)
5688         ExtendKind = ISD::SIGN_EXTEND;
5689       else if (Args[i].isZExt)
5690         ExtendKind = ISD::ZERO_EXTEND;
5691
5692       getCopyToParts(DAG, dl, Op, &Parts[0], NumParts, PartVT, ExtendKind);
5693
5694       for (unsigned i = 0; i != NumParts; ++i) {
5695         // if it isn't first piece, alignment must be 1
5696         ISD::ArgFlagsTy MyFlags = Flags;
5697         if (NumParts > 1 && i == 0)
5698           MyFlags.setSplit();
5699         else if (i != 0)
5700           MyFlags.setOrigAlign(1);
5701
5702         Ops.push_back(Parts[i]);
5703         Ops.push_back(DAG.getArgFlags(MyFlags));
5704       }
5705     }
5706   }
5707
5708   // Figure out the result value types. We start by making a list of
5709   // the potentially illegal return value types.
5710   SmallVector<MVT, 4> LoweredRetTys;
5711   SmallVector<MVT, 4> RetTys;
5712   ComputeValueVTs(*this, RetTy, RetTys);
5713
5714   // Then we translate that to a list of legal types.
5715   for (unsigned I = 0, E = RetTys.size(); I != E; ++I) {
5716     MVT VT = RetTys[I];
5717     MVT RegisterVT = getRegisterType(VT);
5718     unsigned NumRegs = getNumRegisters(VT);
5719     for (unsigned i = 0; i != NumRegs; ++i)
5720       LoweredRetTys.push_back(RegisterVT);
5721   }
5722
5723   LoweredRetTys.push_back(MVT::Other);  // Always has a chain.
5724
5725   // Create the CALL node.
5726   SDValue Res = DAG.getCall(CallingConv, dl,
5727                             isVarArg, isTailCall, isInreg,
5728                             DAG.getVTList(&LoweredRetTys[0],
5729                                           LoweredRetTys.size()),
5730                             &Ops[0], Ops.size()
5731                             );
5732   Chain = Res.getValue(LoweredRetTys.size() - 1);
5733
5734   // Gather up the call result into a single value.
5735   if (RetTy != Type::VoidTy && !RetTys.empty()) {
5736     ISD::NodeType AssertOp = ISD::DELETED_NODE;
5737
5738     if (RetSExt)
5739       AssertOp = ISD::AssertSext;
5740     else if (RetZExt)
5741       AssertOp = ISD::AssertZext;
5742
5743     SmallVector<SDValue, 4> ReturnValues;
5744     unsigned RegNo = 0;
5745     for (unsigned I = 0, E = RetTys.size(); I != E; ++I) {
5746       MVT VT = RetTys[I];
5747       MVT RegisterVT = getRegisterType(VT);
5748       unsigned NumRegs = getNumRegisters(VT);
5749       unsigned RegNoEnd = NumRegs + RegNo;
5750       SmallVector<SDValue, 4> Results;
5751       for (; RegNo != RegNoEnd; ++RegNo)
5752         Results.push_back(Res.getValue(RegNo));
5753       SDValue ReturnValue =
5754         getCopyFromParts(DAG, dl, &Results[0], NumRegs, RegisterVT, VT,
5755                          AssertOp);
5756       ReturnValues.push_back(ReturnValue);
5757     }
5758     Res = DAG.getNode(ISD::MERGE_VALUES, dl,
5759                       DAG.getVTList(&RetTys[0], RetTys.size()),
5760                       &ReturnValues[0], ReturnValues.size());
5761   }
5762
5763   return std::make_pair(Res, Chain);
5764 }
5765
5766 void TargetLowering::LowerOperationWrapper(SDNode *N,
5767                                            SmallVectorImpl<SDValue> &Results,
5768                                            SelectionDAG &DAG) {
5769   SDValue Res = LowerOperation(SDValue(N, 0), DAG);
5770   if (Res.getNode())
5771     Results.push_back(Res);
5772 }
5773
5774 SDValue TargetLowering::LowerOperation(SDValue Op, SelectionDAG &DAG) {
5775   assert(0 && "LowerOperation not implemented for this target!");
5776   abort();
5777   return SDValue();
5778 }
5779
5780
5781 void SelectionDAGLowering::CopyValueToVirtualRegister(Value *V, unsigned Reg) {
5782   SDValue Op = getValue(V);
5783   assert((Op.getOpcode() != ISD::CopyFromReg ||
5784           cast<RegisterSDNode>(Op.getOperand(1))->getReg() != Reg) &&
5785          "Copy from a reg to the same reg!");
5786   assert(!TargetRegisterInfo::isPhysicalRegister(Reg) && "Is a physreg");
5787
5788   RegsForValue RFV(TLI, Reg, V->getType());
5789   SDValue Chain = DAG.getEntryNode();
5790   RFV.getCopyToRegs(Op, DAG, getCurDebugLoc(), Chain, 0);
5791   PendingExports.push_back(Chain);
5792 }
5793
5794 #include "llvm/CodeGen/SelectionDAGISel.h"
5795
5796 void SelectionDAGISel::
5797 LowerArguments(BasicBlock *LLVMBB) {
5798   // If this is the entry block, emit arguments.
5799   Function &F = *LLVMBB->getParent();
5800   SDValue OldRoot = SDL->DAG.getRoot();
5801   SmallVector<SDValue, 16> Args;
5802   TLI.LowerArguments(F, SDL->DAG, Args, SDL->getCurDebugLoc());
5803
5804   unsigned a = 0;
5805   for (Function::arg_iterator AI = F.arg_begin(), E = F.arg_end();
5806        AI != E; ++AI) {
5807     SmallVector<MVT, 4> ValueVTs;
5808     ComputeValueVTs(TLI, AI->getType(), ValueVTs);
5809     unsigned NumValues = ValueVTs.size();
5810     if (!AI->use_empty()) {
5811       SDL->setValue(AI, SDL->DAG.getMergeValues(&Args[a], NumValues,
5812                                                 SDL->getCurDebugLoc()));
5813       // If this argument is live outside of the entry block, insert a copy from
5814       // whereever we got it to the vreg that other BB's will reference it as.
5815       DenseMap<const Value*, unsigned>::iterator VMI=FuncInfo->ValueMap.find(AI);
5816       if (VMI != FuncInfo->ValueMap.end()) {
5817         SDL->CopyValueToVirtualRegister(AI, VMI->second);
5818       }
5819     }
5820     a += NumValues;
5821   }
5822
5823   // Finally, if the target has anything special to do, allow it to do so.
5824   // FIXME: this should insert code into the DAG!
5825   EmitFunctionEntryCode(F, SDL->DAG.getMachineFunction());
5826 }
5827
5828 /// Handle PHI nodes in successor blocks.  Emit code into the SelectionDAG to
5829 /// ensure constants are generated when needed.  Remember the virtual registers
5830 /// that need to be added to the Machine PHI nodes as input.  We cannot just
5831 /// directly add them, because expansion might result in multiple MBB's for one
5832 /// BB.  As such, the start of the BB might correspond to a different MBB than
5833 /// the end.
5834 ///
5835 void
5836 SelectionDAGISel::HandlePHINodesInSuccessorBlocks(BasicBlock *LLVMBB) {
5837   TerminatorInst *TI = LLVMBB->getTerminator();
5838
5839   SmallPtrSet<MachineBasicBlock *, 4> SuccsHandled;
5840
5841   // Check successor nodes' PHI nodes that expect a constant to be available
5842   // from this block.
5843   for (unsigned succ = 0, e = TI->getNumSuccessors(); succ != e; ++succ) {
5844     BasicBlock *SuccBB = TI->getSuccessor(succ);
5845     if (!isa<PHINode>(SuccBB->begin())) continue;
5846     MachineBasicBlock *SuccMBB = FuncInfo->MBBMap[SuccBB];
5847
5848     // If this terminator has multiple identical successors (common for
5849     // switches), only handle each succ once.
5850     if (!SuccsHandled.insert(SuccMBB)) continue;
5851
5852     MachineBasicBlock::iterator MBBI = SuccMBB->begin();
5853     PHINode *PN;
5854
5855     // At this point we know that there is a 1-1 correspondence between LLVM PHI
5856     // nodes and Machine PHI nodes, but the incoming operands have not been
5857     // emitted yet.
5858     for (BasicBlock::iterator I = SuccBB->begin();
5859          (PN = dyn_cast<PHINode>(I)); ++I) {
5860       // Ignore dead phi's.
5861       if (PN->use_empty()) continue;
5862
5863       unsigned Reg;
5864       Value *PHIOp = PN->getIncomingValueForBlock(LLVMBB);
5865
5866       if (Constant *C = dyn_cast<Constant>(PHIOp)) {
5867         unsigned &RegOut = SDL->ConstantsOut[C];
5868         if (RegOut == 0) {
5869           RegOut = FuncInfo->CreateRegForValue(C);
5870           SDL->CopyValueToVirtualRegister(C, RegOut);
5871         }
5872         Reg = RegOut;
5873       } else {
5874         Reg = FuncInfo->ValueMap[PHIOp];
5875         if (Reg == 0) {
5876           assert(isa<AllocaInst>(PHIOp) &&
5877                  FuncInfo->StaticAllocaMap.count(cast<AllocaInst>(PHIOp)) &&
5878                  "Didn't codegen value into a register!??");
5879           Reg = FuncInfo->CreateRegForValue(PHIOp);
5880           SDL->CopyValueToVirtualRegister(PHIOp, Reg);
5881         }
5882       }
5883
5884       // Remember that this register needs to added to the machine PHI node as
5885       // the input for this MBB.
5886       SmallVector<MVT, 4> ValueVTs;
5887       ComputeValueVTs(TLI, PN->getType(), ValueVTs);
5888       for (unsigned vti = 0, vte = ValueVTs.size(); vti != vte; ++vti) {
5889         MVT VT = ValueVTs[vti];
5890         unsigned NumRegisters = TLI.getNumRegisters(VT);
5891         for (unsigned i = 0, e = NumRegisters; i != e; ++i)
5892           SDL->PHINodesToUpdate.push_back(std::make_pair(MBBI++, Reg+i));
5893         Reg += NumRegisters;
5894       }
5895     }
5896   }
5897   SDL->ConstantsOut.clear();
5898 }
5899
5900 /// This is the Fast-ISel version of HandlePHINodesInSuccessorBlocks. It only
5901 /// supports legal types, and it emits MachineInstrs directly instead of
5902 /// creating SelectionDAG nodes.
5903 ///
5904 bool
5905 SelectionDAGISel::HandlePHINodesInSuccessorBlocksFast(BasicBlock *LLVMBB,
5906                                                       FastISel *F) {
5907   TerminatorInst *TI = LLVMBB->getTerminator();
5908
5909   SmallPtrSet<MachineBasicBlock *, 4> SuccsHandled;
5910   unsigned OrigNumPHINodesToUpdate = SDL->PHINodesToUpdate.size();
5911
5912   // Check successor nodes' PHI nodes that expect a constant to be available
5913   // from this block.
5914   for (unsigned succ = 0, e = TI->getNumSuccessors(); succ != e; ++succ) {
5915     BasicBlock *SuccBB = TI->getSuccessor(succ);
5916     if (!isa<PHINode>(SuccBB->begin())) continue;
5917     MachineBasicBlock *SuccMBB = FuncInfo->MBBMap[SuccBB];
5918
5919     // If this terminator has multiple identical successors (common for
5920     // switches), only handle each succ once.
5921     if (!SuccsHandled.insert(SuccMBB)) continue;
5922
5923     MachineBasicBlock::iterator MBBI = SuccMBB->begin();
5924     PHINode *PN;
5925
5926     // At this point we know that there is a 1-1 correspondence between LLVM PHI
5927     // nodes and Machine PHI nodes, but the incoming operands have not been
5928     // emitted yet.
5929     for (BasicBlock::iterator I = SuccBB->begin();
5930          (PN = dyn_cast<PHINode>(I)); ++I) {
5931       // Ignore dead phi's.
5932       if (PN->use_empty()) continue;
5933
5934       // Only handle legal types. Two interesting things to note here. First,
5935       // by bailing out early, we may leave behind some dead instructions,
5936       // since SelectionDAG's HandlePHINodesInSuccessorBlocks will insert its
5937       // own moves. Second, this check is necessary becuase FastISel doesn't
5938       // use CreateRegForValue to create registers, so it always creates
5939       // exactly one register for each non-void instruction.
5940       MVT VT = TLI.getValueType(PN->getType(), /*AllowUnknown=*/true);
5941       if (VT == MVT::Other || !TLI.isTypeLegal(VT)) {
5942         // Promote MVT::i1.
5943         if (VT == MVT::i1)
5944           VT = TLI.getTypeToTransformTo(VT);
5945         else {
5946           SDL->PHINodesToUpdate.resize(OrigNumPHINodesToUpdate);
5947           return false;
5948         }
5949       }
5950
5951       Value *PHIOp = PN->getIncomingValueForBlock(LLVMBB);
5952
5953       unsigned Reg = F->getRegForValue(PHIOp);
5954       if (Reg == 0) {
5955         SDL->PHINodesToUpdate.resize(OrigNumPHINodesToUpdate);
5956         return false;
5957       }
5958       SDL->PHINodesToUpdate.push_back(std::make_pair(MBBI++, Reg));
5959     }
5960   }
5961
5962   return true;
5963 }