Fill in more omissions in DebugLog propagation.
[oota-llvm.git] / lib / CodeGen / SelectionDAG / SelectionDAGBuild.cpp
1 //===-- SelectionDAGBuild.cpp - Selection-DAG building --------------------===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 // This implements routines for translating from LLVM IR into SelectionDAG IR.
11 //
12 //===----------------------------------------------------------------------===//
13
14 #define DEBUG_TYPE "isel"
15 #include "SelectionDAGBuild.h"
16 #include "llvm/ADT/BitVector.h"
17 #include "llvm/ADT/SmallSet.h"
18 #include "llvm/Analysis/AliasAnalysis.h"
19 #include "llvm/Constants.h"
20 #include "llvm/CallingConv.h"
21 #include "llvm/DerivedTypes.h"
22 #include "llvm/Function.h"
23 #include "llvm/GlobalVariable.h"
24 #include "llvm/InlineAsm.h"
25 #include "llvm/Instructions.h"
26 #include "llvm/Intrinsics.h"
27 #include "llvm/IntrinsicInst.h"
28 #include "llvm/Module.h"
29 #include "llvm/CodeGen/FastISel.h"
30 #include "llvm/CodeGen/GCStrategy.h"
31 #include "llvm/CodeGen/GCMetadata.h"
32 #include "llvm/CodeGen/MachineFunction.h"
33 #include "llvm/CodeGen/MachineFrameInfo.h"
34 #include "llvm/CodeGen/MachineInstrBuilder.h"
35 #include "llvm/CodeGen/MachineJumpTableInfo.h"
36 #include "llvm/CodeGen/MachineModuleInfo.h"
37 #include "llvm/CodeGen/MachineRegisterInfo.h"
38 #include "llvm/CodeGen/PseudoSourceValue.h"
39 #include "llvm/CodeGen/SelectionDAG.h"
40 #include "llvm/CodeGen/DwarfWriter.h"
41 #include "llvm/Analysis/DebugInfo.h"
42 #include "llvm/Target/TargetRegisterInfo.h"
43 #include "llvm/Target/TargetData.h"
44 #include "llvm/Target/TargetFrameInfo.h"
45 #include "llvm/Target/TargetInstrInfo.h"
46 #include "llvm/Target/TargetLowering.h"
47 #include "llvm/Target/TargetMachine.h"
48 #include "llvm/Target/TargetOptions.h"
49 #include "llvm/Support/Compiler.h"
50 #include "llvm/Support/CommandLine.h"
51 #include "llvm/Support/Debug.h"
52 #include "llvm/Support/MathExtras.h"
53 #include "llvm/Support/raw_ostream.h"
54 #include <algorithm>
55 using namespace llvm;
56
57 /// LimitFloatPrecision - Generate low-precision inline sequences for
58 /// some float libcalls (6, 8 or 12 bits).
59 static unsigned LimitFloatPrecision;
60
61 static cl::opt<unsigned, true>
62 LimitFPPrecision("limit-float-precision",
63                  cl::desc("Generate low-precision inline sequences "
64                           "for some float libcalls"),
65                  cl::location(LimitFloatPrecision),
66                  cl::init(0));
67
68 /// ComputeLinearIndex - Given an LLVM IR aggregate type and a sequence
69 /// of insertvalue or extractvalue indices that identify a member, return
70 /// the linearized index of the start of the member.
71 ///
72 static unsigned ComputeLinearIndex(const TargetLowering &TLI, const Type *Ty,
73                                    const unsigned *Indices,
74                                    const unsigned *IndicesEnd,
75                                    unsigned CurIndex = 0) {
76   // Base case: We're done.
77   if (Indices && Indices == IndicesEnd)
78     return CurIndex;
79
80   // Given a struct type, recursively traverse the elements.
81   if (const StructType *STy = dyn_cast<StructType>(Ty)) {
82     for (StructType::element_iterator EB = STy->element_begin(),
83                                       EI = EB,
84                                       EE = STy->element_end();
85         EI != EE; ++EI) {
86       if (Indices && *Indices == unsigned(EI - EB))
87         return ComputeLinearIndex(TLI, *EI, Indices+1, IndicesEnd, CurIndex);
88       CurIndex = ComputeLinearIndex(TLI, *EI, 0, 0, CurIndex);
89     }
90     return CurIndex;
91   }
92   // Given an array type, recursively traverse the elements.
93   else if (const ArrayType *ATy = dyn_cast<ArrayType>(Ty)) {
94     const Type *EltTy = ATy->getElementType();
95     for (unsigned i = 0, e = ATy->getNumElements(); i != e; ++i) {
96       if (Indices && *Indices == i)
97         return ComputeLinearIndex(TLI, EltTy, Indices+1, IndicesEnd, CurIndex);
98       CurIndex = ComputeLinearIndex(TLI, EltTy, 0, 0, CurIndex);
99     }
100     return CurIndex;
101   }
102   // We haven't found the type we're looking for, so keep searching.
103   return CurIndex + 1;
104 }
105
106 /// ComputeValueVTs - Given an LLVM IR type, compute a sequence of
107 /// MVTs that represent all the individual underlying
108 /// non-aggregate types that comprise it.
109 ///
110 /// If Offsets is non-null, it points to a vector to be filled in
111 /// with the in-memory offsets of each of the individual values.
112 ///
113 static void ComputeValueVTs(const TargetLowering &TLI, const Type *Ty,
114                             SmallVectorImpl<MVT> &ValueVTs,
115                             SmallVectorImpl<uint64_t> *Offsets = 0,
116                             uint64_t StartingOffset = 0) {
117   // Given a struct type, recursively traverse the elements.
118   if (const StructType *STy = dyn_cast<StructType>(Ty)) {
119     const StructLayout *SL = TLI.getTargetData()->getStructLayout(STy);
120     for (StructType::element_iterator EB = STy->element_begin(),
121                                       EI = EB,
122                                       EE = STy->element_end();
123          EI != EE; ++EI)
124       ComputeValueVTs(TLI, *EI, ValueVTs, Offsets,
125                       StartingOffset + SL->getElementOffset(EI - EB));
126     return;
127   }
128   // Given an array type, recursively traverse the elements.
129   if (const ArrayType *ATy = dyn_cast<ArrayType>(Ty)) {
130     const Type *EltTy = ATy->getElementType();
131     uint64_t EltSize = TLI.getTargetData()->getTypePaddedSize(EltTy);
132     for (unsigned i = 0, e = ATy->getNumElements(); i != e; ++i)
133       ComputeValueVTs(TLI, EltTy, ValueVTs, Offsets,
134                       StartingOffset + i * EltSize);
135     return;
136   }
137   // Base case: we can get an MVT for this LLVM IR type.
138   ValueVTs.push_back(TLI.getValueType(Ty));
139   if (Offsets)
140     Offsets->push_back(StartingOffset);
141 }
142
143 namespace llvm {
144   /// RegsForValue - This struct represents the registers (physical or virtual)
145   /// that a particular set of values is assigned, and the type information about
146   /// the value. The most common situation is to represent one value at a time,
147   /// but struct or array values are handled element-wise as multiple values.
148   /// The splitting of aggregates is performed recursively, so that we never
149   /// have aggregate-typed registers. The values at this point do not necessarily
150   /// have legal types, so each value may require one or more registers of some
151   /// legal type.
152   ///
153   struct VISIBILITY_HIDDEN RegsForValue {
154     /// TLI - The TargetLowering object.
155     ///
156     const TargetLowering *TLI;
157
158     /// ValueVTs - The value types of the values, which may not be legal, and
159     /// may need be promoted or synthesized from one or more registers.
160     ///
161     SmallVector<MVT, 4> ValueVTs;
162
163     /// RegVTs - The value types of the registers. This is the same size as
164     /// ValueVTs and it records, for each value, what the type of the assigned
165     /// register or registers are. (Individual values are never synthesized
166     /// from more than one type of register.)
167     ///
168     /// With virtual registers, the contents of RegVTs is redundant with TLI's
169     /// getRegisterType member function, however when with physical registers
170     /// it is necessary to have a separate record of the types.
171     ///
172     SmallVector<MVT, 4> RegVTs;
173
174     /// Regs - This list holds the registers assigned to the values.
175     /// Each legal or promoted value requires one register, and each
176     /// expanded value requires multiple registers.
177     ///
178     SmallVector<unsigned, 4> Regs;
179
180     RegsForValue() : TLI(0) {}
181
182     RegsForValue(const TargetLowering &tli,
183                  const SmallVector<unsigned, 4> &regs,
184                  MVT regvt, MVT valuevt)
185       : TLI(&tli),  ValueVTs(1, valuevt), RegVTs(1, regvt), Regs(regs) {}
186     RegsForValue(const TargetLowering &tli,
187                  const SmallVector<unsigned, 4> &regs,
188                  const SmallVector<MVT, 4> &regvts,
189                  const SmallVector<MVT, 4> &valuevts)
190       : TLI(&tli), ValueVTs(valuevts), RegVTs(regvts), Regs(regs) {}
191     RegsForValue(const TargetLowering &tli,
192                  unsigned Reg, const Type *Ty) : TLI(&tli) {
193       ComputeValueVTs(tli, Ty, ValueVTs);
194
195       for (unsigned Value = 0, e = ValueVTs.size(); Value != e; ++Value) {
196         MVT ValueVT = ValueVTs[Value];
197         unsigned NumRegs = TLI->getNumRegisters(ValueVT);
198         MVT RegisterVT = TLI->getRegisterType(ValueVT);
199         for (unsigned i = 0; i != NumRegs; ++i)
200           Regs.push_back(Reg + i);
201         RegVTs.push_back(RegisterVT);
202         Reg += NumRegs;
203       }
204     }
205
206     /// append - Add the specified values to this one.
207     void append(const RegsForValue &RHS) {
208       TLI = RHS.TLI;
209       ValueVTs.append(RHS.ValueVTs.begin(), RHS.ValueVTs.end());
210       RegVTs.append(RHS.RegVTs.begin(), RHS.RegVTs.end());
211       Regs.append(RHS.Regs.begin(), RHS.Regs.end());
212     }
213
214
215     /// getCopyFromRegs - Emit a series of CopyFromReg nodes that copies from
216     /// this value and returns the result as a ValueVTs value.  This uses
217     /// Chain/Flag as the input and updates them for the output Chain/Flag.
218     /// If the Flag pointer is NULL, no flag is used.
219     SDValue getCopyFromRegs(SelectionDAG &DAG, DebugLoc dl,
220                               SDValue &Chain, SDValue *Flag) const;
221
222     /// getCopyToRegs - Emit a series of CopyToReg nodes that copies the
223     /// specified value into the registers specified by this object.  This uses
224     /// Chain/Flag as the input and updates them for the output Chain/Flag.
225     /// If the Flag pointer is NULL, no flag is used.
226     void getCopyToRegs(SDValue Val, SelectionDAG &DAG, DebugLoc dl,
227                        SDValue &Chain, SDValue *Flag) const;
228
229     /// AddInlineAsmOperands - Add this value to the specified inlineasm node
230     /// operand list.  This adds the code marker and includes the number of
231     /// values added into it.
232     void AddInlineAsmOperands(unsigned Code, SelectionDAG &DAG,
233                               std::vector<SDValue> &Ops) const;
234   };
235 }
236
237 /// isUsedOutsideOfDefiningBlock - Return true if this instruction is used by
238 /// PHI nodes or outside of the basic block that defines it, or used by a
239 /// switch or atomic instruction, which may expand to multiple basic blocks.
240 static bool isUsedOutsideOfDefiningBlock(Instruction *I) {
241   if (isa<PHINode>(I)) return true;
242   BasicBlock *BB = I->getParent();
243   for (Value::use_iterator UI = I->use_begin(), E = I->use_end(); UI != E; ++UI)
244     if (cast<Instruction>(*UI)->getParent() != BB || isa<PHINode>(*UI) ||
245         // FIXME: Remove switchinst special case.
246         isa<SwitchInst>(*UI))
247       return true;
248   return false;
249 }
250
251 /// isOnlyUsedInEntryBlock - If the specified argument is only used in the
252 /// entry block, return true.  This includes arguments used by switches, since
253 /// the switch may expand into multiple basic blocks.
254 static bool isOnlyUsedInEntryBlock(Argument *A, bool EnableFastISel) {
255   // With FastISel active, we may be splitting blocks, so force creation
256   // of virtual registers for all non-dead arguments.
257   // Don't force virtual registers for byval arguments though, because
258   // fast-isel can't handle those in all cases.
259   if (EnableFastISel && !A->hasByValAttr())
260     return A->use_empty();
261
262   BasicBlock *Entry = A->getParent()->begin();
263   for (Value::use_iterator UI = A->use_begin(), E = A->use_end(); UI != E; ++UI)
264     if (cast<Instruction>(*UI)->getParent() != Entry || isa<SwitchInst>(*UI))
265       return false;  // Use not in entry block.
266   return true;
267 }
268
269 FunctionLoweringInfo::FunctionLoweringInfo(TargetLowering &tli)
270   : TLI(tli) {
271 }
272
273 void FunctionLoweringInfo::set(Function &fn, MachineFunction &mf,
274                                SelectionDAG &DAG,
275                                bool EnableFastISel) {
276   Fn = &fn;
277   MF = &mf;
278   RegInfo = &MF->getRegInfo();
279
280   // Create a vreg for each argument register that is not dead and is used
281   // outside of the entry block for the function.
282   for (Function::arg_iterator AI = Fn->arg_begin(), E = Fn->arg_end();
283        AI != E; ++AI)
284     if (!isOnlyUsedInEntryBlock(AI, EnableFastISel))
285       InitializeRegForValue(AI);
286
287   // Initialize the mapping of values to registers.  This is only set up for
288   // instruction values that are used outside of the block that defines
289   // them.
290   Function::iterator BB = Fn->begin(), EB = Fn->end();
291   for (BasicBlock::iterator I = BB->begin(), E = BB->end(); I != E; ++I)
292     if (AllocaInst *AI = dyn_cast<AllocaInst>(I))
293       if (ConstantInt *CUI = dyn_cast<ConstantInt>(AI->getArraySize())) {
294         const Type *Ty = AI->getAllocatedType();
295         uint64_t TySize = TLI.getTargetData()->getTypePaddedSize(Ty);
296         unsigned Align =
297           std::max((unsigned)TLI.getTargetData()->getPrefTypeAlignment(Ty),
298                    AI->getAlignment());
299
300         TySize *= CUI->getZExtValue();   // Get total allocated size.
301         if (TySize == 0) TySize = 1; // Don't create zero-sized stack objects.
302         StaticAllocaMap[AI] =
303           MF->getFrameInfo()->CreateStackObject(TySize, Align);
304       }
305
306   for (; BB != EB; ++BB)
307     for (BasicBlock::iterator I = BB->begin(), E = BB->end(); I != E; ++I)
308       if (!I->use_empty() && isUsedOutsideOfDefiningBlock(I))
309         if (!isa<AllocaInst>(I) ||
310             !StaticAllocaMap.count(cast<AllocaInst>(I)))
311           InitializeRegForValue(I);
312
313   // Create an initial MachineBasicBlock for each LLVM BasicBlock in F.  This
314   // also creates the initial PHI MachineInstrs, though none of the input
315   // operands are populated.
316   for (BB = Fn->begin(), EB = Fn->end(); BB != EB; ++BB) {
317     MachineBasicBlock *MBB = mf.CreateMachineBasicBlock(BB);
318     MBBMap[BB] = MBB;
319     MF->push_back(MBB);
320
321     // Create Machine PHI nodes for LLVM PHI nodes, lowering them as
322     // appropriate.
323     PHINode *PN;
324     DebugLoc DL;
325     for (BasicBlock::iterator
326            I = BB->begin(), E = BB->end(); I != E; ++I) {
327       if (CallInst *CI = dyn_cast<CallInst>(I)) {
328         if (Function *F = CI->getCalledFunction()) {
329           switch (F->getIntrinsicID()) {
330           default: break;
331           case Intrinsic::dbg_stoppoint: {
332             DwarfWriter *DW = DAG.getDwarfWriter();
333             DbgStopPointInst *SPI = cast<DbgStopPointInst>(I);
334
335             if (DW && DW->ValidDebugInfo(SPI->getContext())) {
336               DICompileUnit CU(cast<GlobalVariable>(SPI->getContext()));
337               unsigned SrcFile = DW->RecordSource(CU.getDirectory(),
338                                                   CU.getFilename());
339               unsigned idx = MF->getOrCreateDebugLocID(SrcFile,
340                                                        SPI->getLine(), 
341                                                        SPI->getColumn());
342               DL = DebugLoc::get(idx);
343             }
344
345             break;
346           }
347           case Intrinsic::dbg_func_start: {
348             DwarfWriter *DW = DAG.getDwarfWriter();
349             if (DW) {
350               DbgFuncStartInst *FSI = cast<DbgFuncStartInst>(I);
351               Value *SP = FSI->getSubprogram();
352
353               if (DW->ValidDebugInfo(SP)) {
354                 DISubprogram Subprogram(cast<GlobalVariable>(SP));
355                 DICompileUnit CU(Subprogram.getCompileUnit());
356                 unsigned SrcFile = DW->RecordSource(CU.getDirectory(),
357                                                     CU.getFilename());
358                 unsigned Line = Subprogram.getLineNumber();
359                 DL = DebugLoc::get(MF->getOrCreateDebugLocID(SrcFile, Line, 0));
360               }
361             }
362           
363             break;
364           }
365           }
366         }
367       }
368
369       PN = dyn_cast<PHINode>(I);
370       if (!PN || PN->use_empty()) continue;
371
372       unsigned PHIReg = ValueMap[PN];
373       assert(PHIReg && "PHI node does not have an assigned virtual register!");
374
375       SmallVector<MVT, 4> ValueVTs;
376       ComputeValueVTs(TLI, PN->getType(), ValueVTs);
377       for (unsigned vti = 0, vte = ValueVTs.size(); vti != vte; ++vti) {
378         MVT VT = ValueVTs[vti];
379         unsigned NumRegisters = TLI.getNumRegisters(VT);
380         const TargetInstrInfo *TII = MF->getTarget().getInstrInfo();
381         for (unsigned i = 0; i != NumRegisters; ++i)
382           BuildMI(MBB, DL, TII->get(TargetInstrInfo::PHI), PHIReg + i);
383         PHIReg += NumRegisters;
384       }
385     }
386   }
387 }
388
389 unsigned FunctionLoweringInfo::MakeReg(MVT VT) {
390   return RegInfo->createVirtualRegister(TLI.getRegClassFor(VT));
391 }
392
393 /// CreateRegForValue - Allocate the appropriate number of virtual registers of
394 /// the correctly promoted or expanded types.  Assign these registers
395 /// consecutive vreg numbers and return the first assigned number.
396 ///
397 /// In the case that the given value has struct or array type, this function
398 /// will assign registers for each member or element.
399 ///
400 unsigned FunctionLoweringInfo::CreateRegForValue(const Value *V) {
401   SmallVector<MVT, 4> ValueVTs;
402   ComputeValueVTs(TLI, V->getType(), ValueVTs);
403
404   unsigned FirstReg = 0;
405   for (unsigned Value = 0, e = ValueVTs.size(); Value != e; ++Value) {
406     MVT ValueVT = ValueVTs[Value];
407     MVT RegisterVT = TLI.getRegisterType(ValueVT);
408
409     unsigned NumRegs = TLI.getNumRegisters(ValueVT);
410     for (unsigned i = 0; i != NumRegs; ++i) {
411       unsigned R = MakeReg(RegisterVT);
412       if (!FirstReg) FirstReg = R;
413     }
414   }
415   return FirstReg;
416 }
417
418 /// getCopyFromParts - Create a value that contains the specified legal parts
419 /// combined into the value they represent.  If the parts combine to a type
420 /// larger then ValueVT then AssertOp can be used to specify whether the extra
421 /// bits are known to be zero (ISD::AssertZext) or sign extended from ValueVT
422 /// (ISD::AssertSext).
423 static SDValue getCopyFromParts(SelectionDAG &DAG, DebugLoc dl,
424                                 const SDValue *Parts,
425                                 unsigned NumParts, MVT PartVT, MVT ValueVT,
426                                 ISD::NodeType AssertOp = ISD::DELETED_NODE) {
427   assert(NumParts > 0 && "No parts to assemble!");
428   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
429   SDValue Val = Parts[0];
430
431   if (NumParts > 1) {
432     // Assemble the value from multiple parts.
433     if (!ValueVT.isVector()) {
434       unsigned PartBits = PartVT.getSizeInBits();
435       unsigned ValueBits = ValueVT.getSizeInBits();
436
437       // Assemble the power of 2 part.
438       unsigned RoundParts = NumParts & (NumParts - 1) ?
439         1 << Log2_32(NumParts) : NumParts;
440       unsigned RoundBits = PartBits * RoundParts;
441       MVT RoundVT = RoundBits == ValueBits ?
442         ValueVT : MVT::getIntegerVT(RoundBits);
443       SDValue Lo, Hi;
444
445       MVT HalfVT = ValueVT.isInteger() ?
446         MVT::getIntegerVT(RoundBits/2) :
447         MVT::getFloatingPointVT(RoundBits/2);
448
449       if (RoundParts > 2) {
450         Lo = getCopyFromParts(DAG, dl, Parts, RoundParts/2, PartVT, HalfVT);
451         Hi = getCopyFromParts(DAG, dl, Parts+RoundParts/2, RoundParts/2,
452                               PartVT, HalfVT);
453       } else {
454         Lo = DAG.getNode(ISD::BIT_CONVERT, dl, HalfVT, Parts[0]);
455         Hi = DAG.getNode(ISD::BIT_CONVERT, dl, HalfVT, Parts[1]);
456       }
457       if (TLI.isBigEndian())
458         std::swap(Lo, Hi);
459       Val = DAG.getNode(ISD::BUILD_PAIR, dl, RoundVT, Lo, Hi);
460
461       if (RoundParts < NumParts) {
462         // Assemble the trailing non-power-of-2 part.
463         unsigned OddParts = NumParts - RoundParts;
464         MVT OddVT = MVT::getIntegerVT(OddParts * PartBits);
465         Hi = getCopyFromParts(DAG, dl, 
466                               Parts+RoundParts, OddParts, PartVT, OddVT);
467
468         // Combine the round and odd parts.
469         Lo = Val;
470         if (TLI.isBigEndian())
471           std::swap(Lo, Hi);
472         MVT TotalVT = MVT::getIntegerVT(NumParts * PartBits);
473         Hi = DAG.getNode(ISD::ANY_EXTEND, dl, TotalVT, Hi);
474         Hi = DAG.getNode(ISD::SHL, dl, TotalVT, Hi,
475                          DAG.getConstant(Lo.getValueType().getSizeInBits(),
476                                          TLI.getPointerTy()));
477         Lo = DAG.getNode(ISD::ZERO_EXTEND, dl, TotalVT, Lo);
478         Val = DAG.getNode(ISD::OR, dl, TotalVT, Lo, Hi);
479       }
480     } else {
481       // Handle a multi-element vector.
482       MVT IntermediateVT, RegisterVT;
483       unsigned NumIntermediates;
484       unsigned NumRegs =
485         TLI.getVectorTypeBreakdown(ValueVT, IntermediateVT, NumIntermediates,
486                                    RegisterVT);
487       assert(NumRegs == NumParts && "Part count doesn't match vector breakdown!");
488       NumParts = NumRegs; // Silence a compiler warning.
489       assert(RegisterVT == PartVT && "Part type doesn't match vector breakdown!");
490       assert(RegisterVT == Parts[0].getValueType() &&
491              "Part type doesn't match part!");
492
493       // Assemble the parts into intermediate operands.
494       SmallVector<SDValue, 8> Ops(NumIntermediates);
495       if (NumIntermediates == NumParts) {
496         // If the register was not expanded, truncate or copy the value,
497         // as appropriate.
498         for (unsigned i = 0; i != NumParts; ++i)
499           Ops[i] = getCopyFromParts(DAG, dl, &Parts[i], 1,
500                                     PartVT, IntermediateVT);
501       } else if (NumParts > 0) {
502         // If the intermediate type was expanded, build the intermediate operands
503         // from the parts.
504         assert(NumParts % NumIntermediates == 0 &&
505                "Must expand into a divisible number of parts!");
506         unsigned Factor = NumParts / NumIntermediates;
507         for (unsigned i = 0; i != NumIntermediates; ++i)
508           Ops[i] = getCopyFromParts(DAG, dl, &Parts[i * Factor], Factor,
509                                     PartVT, IntermediateVT);
510       }
511
512       // Build a vector with BUILD_VECTOR or CONCAT_VECTORS from the intermediate
513       // operands.
514       Val = DAG.getNode(IntermediateVT.isVector() ?
515                         ISD::CONCAT_VECTORS : ISD::BUILD_VECTOR, dl,
516                         ValueVT, &Ops[0], NumIntermediates);
517     }
518   }
519
520   // There is now one part, held in Val.  Correct it to match ValueVT.
521   PartVT = Val.getValueType();
522
523   if (PartVT == ValueVT)
524     return Val;
525
526   if (PartVT.isVector()) {
527     assert(ValueVT.isVector() && "Unknown vector conversion!");
528     return DAG.getNode(ISD::BIT_CONVERT, dl, ValueVT, Val);
529   }
530
531   if (ValueVT.isVector()) {
532     assert(ValueVT.getVectorElementType() == PartVT &&
533            ValueVT.getVectorNumElements() == 1 &&
534            "Only trivial scalar-to-vector conversions should get here!");
535     return DAG.getNode(ISD::BUILD_VECTOR, dl, ValueVT, Val);
536   }
537
538   if (PartVT.isInteger() &&
539       ValueVT.isInteger()) {
540     if (ValueVT.bitsLT(PartVT)) {
541       // For a truncate, see if we have any information to
542       // indicate whether the truncated bits will always be
543       // zero or sign-extension.
544       if (AssertOp != ISD::DELETED_NODE)
545         Val = DAG.getNode(AssertOp, dl, PartVT, Val,
546                           DAG.getValueType(ValueVT));
547       return DAG.getNode(ISD::TRUNCATE, dl, ValueVT, Val);
548     } else {
549       return DAG.getNode(ISD::ANY_EXTEND, dl, ValueVT, Val);
550     }
551   }
552
553   if (PartVT.isFloatingPoint() && ValueVT.isFloatingPoint()) {
554     if (ValueVT.bitsLT(Val.getValueType()))
555       // FP_ROUND's are always exact here.
556       return DAG.getNode(ISD::FP_ROUND, dl, ValueVT, Val,
557                          DAG.getIntPtrConstant(1));
558     return DAG.getNode(ISD::FP_EXTEND, dl, ValueVT, Val);
559   }
560
561   if (PartVT.getSizeInBits() == ValueVT.getSizeInBits())
562     return DAG.getNode(ISD::BIT_CONVERT, dl, ValueVT, Val);
563
564   assert(0 && "Unknown mismatch!");
565   return SDValue();
566 }
567
568 /// getCopyToParts - Create a series of nodes that contain the specified value
569 /// split into legal parts.  If the parts contain more bits than Val, then, for
570 /// integers, ExtendKind can be used to specify how to generate the extra bits.
571 static void getCopyToParts(SelectionDAG &DAG, DebugLoc dl, SDValue Val,
572                            SDValue *Parts, unsigned NumParts, MVT PartVT,
573                            ISD::NodeType ExtendKind = ISD::ANY_EXTEND) {
574   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
575   MVT PtrVT = TLI.getPointerTy();
576   MVT ValueVT = Val.getValueType();
577   unsigned PartBits = PartVT.getSizeInBits();
578   assert(TLI.isTypeLegal(PartVT) && "Copying to an illegal type!");
579
580   if (!NumParts)
581     return;
582
583   if (!ValueVT.isVector()) {
584     if (PartVT == ValueVT) {
585       assert(NumParts == 1 && "No-op copy with multiple parts!");
586       Parts[0] = Val;
587       return;
588     }
589
590     if (NumParts * PartBits > ValueVT.getSizeInBits()) {
591       // If the parts cover more bits than the value has, promote the value.
592       if (PartVT.isFloatingPoint() && ValueVT.isFloatingPoint()) {
593         assert(NumParts == 1 && "Do not know what to promote to!");
594         Val = DAG.getNode(ISD::FP_EXTEND, dl, PartVT, Val);
595       } else if (PartVT.isInteger() && ValueVT.isInteger()) {
596         ValueVT = MVT::getIntegerVT(NumParts * PartBits);
597         Val = DAG.getNode(ExtendKind, dl, ValueVT, Val);
598       } else {
599         assert(0 && "Unknown mismatch!");
600       }
601     } else if (PartBits == ValueVT.getSizeInBits()) {
602       // Different types of the same size.
603       assert(NumParts == 1 && PartVT != ValueVT);
604       Val = DAG.getNode(ISD::BIT_CONVERT, dl, PartVT, Val);
605     } else if (NumParts * PartBits < ValueVT.getSizeInBits()) {
606       // If the parts cover less bits than value has, truncate the value.
607       if (PartVT.isInteger() && ValueVT.isInteger()) {
608         ValueVT = MVT::getIntegerVT(NumParts * PartBits);
609         Val = DAG.getNode(ISD::TRUNCATE, dl, ValueVT, Val);
610       } else {
611         assert(0 && "Unknown mismatch!");
612       }
613     }
614
615     // The value may have changed - recompute ValueVT.
616     ValueVT = Val.getValueType();
617     assert(NumParts * PartBits == ValueVT.getSizeInBits() &&
618            "Failed to tile the value with PartVT!");
619
620     if (NumParts == 1) {
621       assert(PartVT == ValueVT && "Type conversion failed!");
622       Parts[0] = Val;
623       return;
624     }
625
626     // Expand the value into multiple parts.
627     if (NumParts & (NumParts - 1)) {
628       // The number of parts is not a power of 2.  Split off and copy the tail.
629       assert(PartVT.isInteger() && ValueVT.isInteger() &&
630              "Do not know what to expand to!");
631       unsigned RoundParts = 1 << Log2_32(NumParts);
632       unsigned RoundBits = RoundParts * PartBits;
633       unsigned OddParts = NumParts - RoundParts;
634       SDValue OddVal = DAG.getNode(ISD::SRL, dl, ValueVT, Val,
635                                    DAG.getConstant(RoundBits,
636                                                    TLI.getPointerTy()));
637       getCopyToParts(DAG, dl, OddVal, Parts + RoundParts, OddParts, PartVT);
638       if (TLI.isBigEndian())
639         // The odd parts were reversed by getCopyToParts - unreverse them.
640         std::reverse(Parts + RoundParts, Parts + NumParts);
641       NumParts = RoundParts;
642       ValueVT = MVT::getIntegerVT(NumParts * PartBits);
643       Val = DAG.getNode(ISD::TRUNCATE, dl, ValueVT, Val);
644     }
645
646     // The number of parts is a power of 2.  Repeatedly bisect the value using
647     // EXTRACT_ELEMENT.
648     Parts[0] = DAG.getNode(ISD::BIT_CONVERT, dl, 
649                            MVT::getIntegerVT(ValueVT.getSizeInBits()),
650                            Val);
651     for (unsigned StepSize = NumParts; StepSize > 1; StepSize /= 2) {
652       for (unsigned i = 0; i < NumParts; i += StepSize) {
653         unsigned ThisBits = StepSize * PartBits / 2;
654         MVT ThisVT = MVT::getIntegerVT (ThisBits);
655         SDValue &Part0 = Parts[i];
656         SDValue &Part1 = Parts[i+StepSize/2];
657
658         Part1 = DAG.getNode(ISD::EXTRACT_ELEMENT, dl, 
659                             ThisVT, Part0,
660                             DAG.getConstant(1, PtrVT));
661         Part0 = DAG.getNode(ISD::EXTRACT_ELEMENT, dl, 
662                             ThisVT, Part0,
663                             DAG.getConstant(0, PtrVT));
664
665         if (ThisBits == PartBits && ThisVT != PartVT) {
666           Part0 = DAG.getNode(ISD::BIT_CONVERT, dl, 
667                                                 PartVT, Part0);
668           Part1 = DAG.getNode(ISD::BIT_CONVERT, dl, 
669                                                 PartVT, Part1);
670         }
671       }
672     }
673
674     if (TLI.isBigEndian())
675       std::reverse(Parts, Parts + NumParts);
676
677     return;
678   }
679
680   // Vector ValueVT.
681   if (NumParts == 1) {
682     if (PartVT != ValueVT) {
683       if (PartVT.isVector()) {
684         Val = DAG.getNode(ISD::BIT_CONVERT, dl, PartVT, Val);
685       } else {
686         assert(ValueVT.getVectorElementType() == PartVT &&
687                ValueVT.getVectorNumElements() == 1 &&
688                "Only trivial vector-to-scalar conversions should get here!");
689         Val = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, 
690                           PartVT, Val,
691                           DAG.getConstant(0, PtrVT));
692       }
693     }
694
695     Parts[0] = Val;
696     return;
697   }
698
699   // Handle a multi-element vector.
700   MVT IntermediateVT, RegisterVT;
701   unsigned NumIntermediates;
702   unsigned NumRegs = TLI
703       .getVectorTypeBreakdown(ValueVT, IntermediateVT, NumIntermediates,
704                               RegisterVT);
705   unsigned NumElements = ValueVT.getVectorNumElements();
706
707   assert(NumRegs == NumParts && "Part count doesn't match vector breakdown!");
708   NumParts = NumRegs; // Silence a compiler warning.
709   assert(RegisterVT == PartVT && "Part type doesn't match vector breakdown!");
710
711   // Split the vector into intermediate operands.
712   SmallVector<SDValue, 8> Ops(NumIntermediates);
713   for (unsigned i = 0; i != NumIntermediates; ++i)
714     if (IntermediateVT.isVector())
715       Ops[i] = DAG.getNode(ISD::EXTRACT_SUBVECTOR, dl, 
716                            IntermediateVT, Val,
717                            DAG.getConstant(i * (NumElements / NumIntermediates),
718                                            PtrVT));
719     else
720       Ops[i] = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, 
721                            IntermediateVT, Val,
722                            DAG.getConstant(i, PtrVT));
723
724   // Split the intermediate operands into legal parts.
725   if (NumParts == NumIntermediates) {
726     // If the register was not expanded, promote or copy the value,
727     // as appropriate.
728     for (unsigned i = 0; i != NumParts; ++i)
729       getCopyToParts(DAG, dl, Ops[i], &Parts[i], 1, PartVT);
730   } else if (NumParts > 0) {
731     // If the intermediate type was expanded, split each the value into
732     // legal parts.
733     assert(NumParts % NumIntermediates == 0 &&
734            "Must expand into a divisible number of parts!");
735     unsigned Factor = NumParts / NumIntermediates;
736     for (unsigned i = 0; i != NumIntermediates; ++i)
737       getCopyToParts(DAG, dl, Ops[i], &Parts[i * Factor], Factor, PartVT);
738   }
739 }
740
741
742 void SelectionDAGLowering::init(GCFunctionInfo *gfi, AliasAnalysis &aa) {
743   AA = &aa;
744   GFI = gfi;
745   TD = DAG.getTarget().getTargetData();
746 }
747
748 /// clear - Clear out the curret SelectionDAG and the associated
749 /// state and prepare this SelectionDAGLowering object to be used
750 /// for a new block. This doesn't clear out information about
751 /// additional blocks that are needed to complete switch lowering
752 /// or PHI node updating; that information is cleared out as it is
753 /// consumed.
754 void SelectionDAGLowering::clear() {
755   NodeMap.clear();
756   PendingLoads.clear();
757   PendingExports.clear();
758   DAG.clear();
759 }
760
761 /// getRoot - Return the current virtual root of the Selection DAG,
762 /// flushing any PendingLoad items. This must be done before emitting
763 /// a store or any other node that may need to be ordered after any
764 /// prior load instructions.
765 ///
766 SDValue SelectionDAGLowering::getRoot() {
767   if (PendingLoads.empty())
768     return DAG.getRoot();
769
770   if (PendingLoads.size() == 1) {
771     SDValue Root = PendingLoads[0];
772     DAG.setRoot(Root);
773     PendingLoads.clear();
774     return Root;
775   }
776
777   // Otherwise, we have to make a token factor node.
778   SDValue Root = DAG.getNode(ISD::TokenFactor, getCurDebugLoc(), MVT::Other,
779                                &PendingLoads[0], PendingLoads.size());
780   PendingLoads.clear();
781   DAG.setRoot(Root);
782   return Root;
783 }
784
785 /// getControlRoot - Similar to getRoot, but instead of flushing all the
786 /// PendingLoad items, flush all the PendingExports items. It is necessary
787 /// to do this before emitting a terminator instruction.
788 ///
789 SDValue SelectionDAGLowering::getControlRoot() {
790   SDValue Root = DAG.getRoot();
791
792   if (PendingExports.empty())
793     return Root;
794
795   // Turn all of the CopyToReg chains into one factored node.
796   if (Root.getOpcode() != ISD::EntryToken) {
797     unsigned i = 0, e = PendingExports.size();
798     for (; i != e; ++i) {
799       assert(PendingExports[i].getNode()->getNumOperands() > 1);
800       if (PendingExports[i].getNode()->getOperand(0) == Root)
801         break;  // Don't add the root if we already indirectly depend on it.
802     }
803
804     if (i == e)
805       PendingExports.push_back(Root);
806   }
807
808   Root = DAG.getNode(ISD::TokenFactor, getCurDebugLoc(), MVT::Other,
809                      &PendingExports[0],
810                      PendingExports.size());
811   PendingExports.clear();
812   DAG.setRoot(Root);
813   return Root;
814 }
815
816 void SelectionDAGLowering::visit(Instruction &I) {
817   visit(I.getOpcode(), I);
818 }
819
820 void SelectionDAGLowering::visit(unsigned Opcode, User &I) {
821   // Note: this doesn't use InstVisitor, because it has to work with
822   // ConstantExpr's in addition to instructions.
823   switch (Opcode) {
824   default: assert(0 && "Unknown instruction type encountered!");
825            abort();
826     // Build the switch statement using the Instruction.def file.
827 #define HANDLE_INST(NUM, OPCODE, CLASS) \
828   case Instruction::OPCODE:return visit##OPCODE((CLASS&)I);
829 #include "llvm/Instruction.def"
830   }
831 }
832
833 void SelectionDAGLowering::visitAdd(User &I) {
834   if (I.getType()->isFPOrFPVector())
835     visitBinary(I, ISD::FADD);
836   else
837     visitBinary(I, ISD::ADD);
838 }
839
840 void SelectionDAGLowering::visitMul(User &I) {
841   if (I.getType()->isFPOrFPVector())
842     visitBinary(I, ISD::FMUL);
843   else
844     visitBinary(I, ISD::MUL);
845 }
846
847 SDValue SelectionDAGLowering::getValue(const Value *V) {
848   SDValue &N = NodeMap[V];
849   if (N.getNode()) return N;
850
851   if (Constant *C = const_cast<Constant*>(dyn_cast<Constant>(V))) {
852     MVT VT = TLI.getValueType(V->getType(), true);
853
854     if (ConstantInt *CI = dyn_cast<ConstantInt>(C))
855       return N = DAG.getConstant(*CI, VT);
856
857     if (GlobalValue *GV = dyn_cast<GlobalValue>(C))
858       return N = DAG.getGlobalAddress(GV, VT);
859
860     if (isa<ConstantPointerNull>(C))
861       return N = DAG.getConstant(0, TLI.getPointerTy());
862
863     if (ConstantFP *CFP = dyn_cast<ConstantFP>(C))
864       return N = DAG.getConstantFP(*CFP, VT);
865
866     if (isa<UndefValue>(C) && !isa<VectorType>(V->getType()) &&
867         !V->getType()->isAggregateType())
868       return N = DAG.getNode(ISD::UNDEF, getCurDebugLoc(), VT);
869
870     if (ConstantExpr *CE = dyn_cast<ConstantExpr>(C)) {
871       visit(CE->getOpcode(), *CE);
872       SDValue N1 = NodeMap[V];
873       assert(N1.getNode() && "visit didn't populate the ValueMap!");
874       return N1;
875     }
876
877     if (isa<ConstantStruct>(C) || isa<ConstantArray>(C)) {
878       SmallVector<SDValue, 4> Constants;
879       for (User::const_op_iterator OI = C->op_begin(), OE = C->op_end();
880            OI != OE; ++OI) {
881         SDNode *Val = getValue(*OI).getNode();
882         for (unsigned i = 0, e = Val->getNumValues(); i != e; ++i)
883           Constants.push_back(SDValue(Val, i));
884       }
885       return DAG.getMergeValues(&Constants[0], Constants.size());
886     }
887
888     if (isa<StructType>(C->getType()) || isa<ArrayType>(C->getType())) {
889       assert((isa<ConstantAggregateZero>(C) || isa<UndefValue>(C)) &&
890              "Unknown struct or array constant!");
891
892       SmallVector<MVT, 4> ValueVTs;
893       ComputeValueVTs(TLI, C->getType(), ValueVTs);
894       unsigned NumElts = ValueVTs.size();
895       if (NumElts == 0)
896         return SDValue(); // empty struct
897       SmallVector<SDValue, 4> Constants(NumElts);
898       for (unsigned i = 0; i != NumElts; ++i) {
899         MVT EltVT = ValueVTs[i];
900         if (isa<UndefValue>(C))
901           Constants[i] = DAG.getNode(ISD::UNDEF, getCurDebugLoc(), EltVT);
902         else if (EltVT.isFloatingPoint())
903           Constants[i] = DAG.getConstantFP(0, EltVT);
904         else
905           Constants[i] = DAG.getConstant(0, EltVT);
906       }
907       return DAG.getMergeValues(&Constants[0], NumElts);
908     }
909
910     const VectorType *VecTy = cast<VectorType>(V->getType());
911     unsigned NumElements = VecTy->getNumElements();
912
913     // Now that we know the number and type of the elements, get that number of
914     // elements into the Ops array based on what kind of constant it is.
915     SmallVector<SDValue, 16> Ops;
916     if (ConstantVector *CP = dyn_cast<ConstantVector>(C)) {
917       for (unsigned i = 0; i != NumElements; ++i)
918         Ops.push_back(getValue(CP->getOperand(i)));
919     } else {
920       assert((isa<ConstantAggregateZero>(C) || isa<UndefValue>(C)) &&
921              "Unknown vector constant!");
922       MVT EltVT = TLI.getValueType(VecTy->getElementType());
923
924       SDValue Op;
925       if (isa<UndefValue>(C))
926         Op = DAG.getNode(ISD::UNDEF, getCurDebugLoc(), EltVT);
927       else if (EltVT.isFloatingPoint())
928         Op = DAG.getConstantFP(0, EltVT);
929       else
930         Op = DAG.getConstant(0, EltVT);
931       Ops.assign(NumElements, Op);
932     }
933
934     // Create a BUILD_VECTOR node.
935     return NodeMap[V] = DAG.getNode(ISD::BUILD_VECTOR, getCurDebugLoc(), 
936                                     VT, &Ops[0], Ops.size());
937   }
938
939   // If this is a static alloca, generate it as the frameindex instead of
940   // computation.
941   if (const AllocaInst *AI = dyn_cast<AllocaInst>(V)) {
942     DenseMap<const AllocaInst*, int>::iterator SI =
943       FuncInfo.StaticAllocaMap.find(AI);
944     if (SI != FuncInfo.StaticAllocaMap.end())
945       return DAG.getFrameIndex(SI->second, TLI.getPointerTy());
946   }
947
948   unsigned InReg = FuncInfo.ValueMap[V];
949   assert(InReg && "Value not in map!");
950
951   RegsForValue RFV(TLI, InReg, V->getType());
952   SDValue Chain = DAG.getEntryNode();
953   return RFV.getCopyFromRegs(DAG, getCurDebugLoc(), Chain, NULL);
954 }
955
956
957 void SelectionDAGLowering::visitRet(ReturnInst &I) {
958   if (I.getNumOperands() == 0) {
959     DAG.setRoot(DAG.getNode(ISD::RET, getCurDebugLoc(), 
960                             MVT::Other, getControlRoot()));
961     return;
962   }
963
964   SmallVector<SDValue, 8> NewValues;
965   NewValues.push_back(getControlRoot());
966   for (unsigned i = 0, e = I.getNumOperands(); i != e; ++i) {
967     SmallVector<MVT, 4> ValueVTs;
968     ComputeValueVTs(TLI, I.getOperand(i)->getType(), ValueVTs);
969     unsigned NumValues = ValueVTs.size();
970     if (NumValues == 0) continue;
971
972     SDValue RetOp = getValue(I.getOperand(i));
973     for (unsigned j = 0, f = NumValues; j != f; ++j) {
974       MVT VT = ValueVTs[j];
975
976       // FIXME: C calling convention requires the return type to be promoted to
977       // at least 32-bit. But this is not necessary for non-C calling
978       // conventions.
979       if (VT.isInteger()) {
980         MVT MinVT = TLI.getRegisterType(MVT::i32);
981         if (VT.bitsLT(MinVT))
982           VT = MinVT;
983       }
984
985       unsigned NumParts = TLI.getNumRegisters(VT);
986       MVT PartVT = TLI.getRegisterType(VT);
987       SmallVector<SDValue, 4> Parts(NumParts);
988       ISD::NodeType ExtendKind = ISD::ANY_EXTEND;
989
990       const Function *F = I.getParent()->getParent();
991       if (F->paramHasAttr(0, Attribute::SExt))
992         ExtendKind = ISD::SIGN_EXTEND;
993       else if (F->paramHasAttr(0, Attribute::ZExt))
994         ExtendKind = ISD::ZERO_EXTEND;
995
996       getCopyToParts(DAG, getCurDebugLoc(),
997                      SDValue(RetOp.getNode(), RetOp.getResNo() + j),
998                      &Parts[0], NumParts, PartVT, ExtendKind);
999
1000       // 'inreg' on function refers to return value
1001       ISD::ArgFlagsTy Flags = ISD::ArgFlagsTy();
1002       if (F->paramHasAttr(0, Attribute::InReg))
1003         Flags.setInReg();
1004       for (unsigned i = 0; i < NumParts; ++i) {
1005         NewValues.push_back(Parts[i]);
1006         NewValues.push_back(DAG.getArgFlags(Flags));
1007       }
1008     }
1009   }
1010   DAG.setRoot(DAG.getNode(ISD::RET, getCurDebugLoc(), MVT::Other,
1011                           &NewValues[0], NewValues.size()));
1012 }
1013
1014 /// ExportFromCurrentBlock - If this condition isn't known to be exported from
1015 /// the current basic block, add it to ValueMap now so that we'll get a
1016 /// CopyTo/FromReg.
1017 void SelectionDAGLowering::ExportFromCurrentBlock(Value *V) {
1018   // No need to export constants.
1019   if (!isa<Instruction>(V) && !isa<Argument>(V)) return;
1020
1021   // Already exported?
1022   if (FuncInfo.isExportedInst(V)) return;
1023
1024   unsigned Reg = FuncInfo.InitializeRegForValue(V);
1025   CopyValueToVirtualRegister(V, Reg);
1026 }
1027
1028 bool SelectionDAGLowering::isExportableFromCurrentBlock(Value *V,
1029                                                     const BasicBlock *FromBB) {
1030   // The operands of the setcc have to be in this block.  We don't know
1031   // how to export them from some other block.
1032   if (Instruction *VI = dyn_cast<Instruction>(V)) {
1033     // Can export from current BB.
1034     if (VI->getParent() == FromBB)
1035       return true;
1036
1037     // Is already exported, noop.
1038     return FuncInfo.isExportedInst(V);
1039   }
1040
1041   // If this is an argument, we can export it if the BB is the entry block or
1042   // if it is already exported.
1043   if (isa<Argument>(V)) {
1044     if (FromBB == &FromBB->getParent()->getEntryBlock())
1045       return true;
1046
1047     // Otherwise, can only export this if it is already exported.
1048     return FuncInfo.isExportedInst(V);
1049   }
1050
1051   // Otherwise, constants can always be exported.
1052   return true;
1053 }
1054
1055 static bool InBlock(const Value *V, const BasicBlock *BB) {
1056   if (const Instruction *I = dyn_cast<Instruction>(V))
1057     return I->getParent() == BB;
1058   return true;
1059 }
1060
1061 /// getFCmpCondCode - Return the ISD condition code corresponding to
1062 /// the given LLVM IR floating-point condition code.  This includes
1063 /// consideration of global floating-point math flags.
1064 ///
1065 static ISD::CondCode getFCmpCondCode(FCmpInst::Predicate Pred) {
1066   ISD::CondCode FPC, FOC;
1067   switch (Pred) {
1068   case FCmpInst::FCMP_FALSE: FOC = FPC = ISD::SETFALSE; break;
1069   case FCmpInst::FCMP_OEQ:   FOC = ISD::SETEQ; FPC = ISD::SETOEQ; break;
1070   case FCmpInst::FCMP_OGT:   FOC = ISD::SETGT; FPC = ISD::SETOGT; break;
1071   case FCmpInst::FCMP_OGE:   FOC = ISD::SETGE; FPC = ISD::SETOGE; break;
1072   case FCmpInst::FCMP_OLT:   FOC = ISD::SETLT; FPC = ISD::SETOLT; break;
1073   case FCmpInst::FCMP_OLE:   FOC = ISD::SETLE; FPC = ISD::SETOLE; break;
1074   case FCmpInst::FCMP_ONE:   FOC = ISD::SETNE; FPC = ISD::SETONE; break;
1075   case FCmpInst::FCMP_ORD:   FOC = FPC = ISD::SETO;   break;
1076   case FCmpInst::FCMP_UNO:   FOC = FPC = ISD::SETUO;  break;
1077   case FCmpInst::FCMP_UEQ:   FOC = ISD::SETEQ; FPC = ISD::SETUEQ; break;
1078   case FCmpInst::FCMP_UGT:   FOC = ISD::SETGT; FPC = ISD::SETUGT; break;
1079   case FCmpInst::FCMP_UGE:   FOC = ISD::SETGE; FPC = ISD::SETUGE; break;
1080   case FCmpInst::FCMP_ULT:   FOC = ISD::SETLT; FPC = ISD::SETULT; break;
1081   case FCmpInst::FCMP_ULE:   FOC = ISD::SETLE; FPC = ISD::SETULE; break;
1082   case FCmpInst::FCMP_UNE:   FOC = ISD::SETNE; FPC = ISD::SETUNE; break;
1083   case FCmpInst::FCMP_TRUE:  FOC = FPC = ISD::SETTRUE; break;
1084   default:
1085     assert(0 && "Invalid FCmp predicate opcode!");
1086     FOC = FPC = ISD::SETFALSE;
1087     break;
1088   }
1089   if (FiniteOnlyFPMath())
1090     return FOC;
1091   else
1092     return FPC;
1093 }
1094
1095 /// getICmpCondCode - Return the ISD condition code corresponding to
1096 /// the given LLVM IR integer condition code.
1097 ///
1098 static ISD::CondCode getICmpCondCode(ICmpInst::Predicate Pred) {
1099   switch (Pred) {
1100   case ICmpInst::ICMP_EQ:  return ISD::SETEQ;
1101   case ICmpInst::ICMP_NE:  return ISD::SETNE;
1102   case ICmpInst::ICMP_SLE: return ISD::SETLE;
1103   case ICmpInst::ICMP_ULE: return ISD::SETULE;
1104   case ICmpInst::ICMP_SGE: return ISD::SETGE;
1105   case ICmpInst::ICMP_UGE: return ISD::SETUGE;
1106   case ICmpInst::ICMP_SLT: return ISD::SETLT;
1107   case ICmpInst::ICMP_ULT: return ISD::SETULT;
1108   case ICmpInst::ICMP_SGT: return ISD::SETGT;
1109   case ICmpInst::ICMP_UGT: return ISD::SETUGT;
1110   default:
1111     assert(0 && "Invalid ICmp predicate opcode!");
1112     return ISD::SETNE;
1113   }
1114 }
1115
1116 /// EmitBranchForMergedCondition - Helper method for FindMergedConditions.
1117 /// This function emits a branch and is used at the leaves of an OR or an
1118 /// AND operator tree.
1119 ///
1120 void
1121 SelectionDAGLowering::EmitBranchForMergedCondition(Value *Cond,
1122                                                    MachineBasicBlock *TBB,
1123                                                    MachineBasicBlock *FBB,
1124                                                    MachineBasicBlock *CurBB) {
1125   const BasicBlock *BB = CurBB->getBasicBlock();
1126
1127   // If the leaf of the tree is a comparison, merge the condition into
1128   // the caseblock.
1129   if (CmpInst *BOp = dyn_cast<CmpInst>(Cond)) {
1130     // The operands of the cmp have to be in this block.  We don't know
1131     // how to export them from some other block.  If this is the first block
1132     // of the sequence, no exporting is needed.
1133     if (CurBB == CurMBB ||
1134         (isExportableFromCurrentBlock(BOp->getOperand(0), BB) &&
1135          isExportableFromCurrentBlock(BOp->getOperand(1), BB))) {
1136       ISD::CondCode Condition;
1137       if (ICmpInst *IC = dyn_cast<ICmpInst>(Cond)) {
1138         Condition = getICmpCondCode(IC->getPredicate());
1139       } else if (FCmpInst *FC = dyn_cast<FCmpInst>(Cond)) {
1140         Condition = getFCmpCondCode(FC->getPredicate());
1141       } else {
1142         Condition = ISD::SETEQ; // silence warning.
1143         assert(0 && "Unknown compare instruction");
1144       }
1145
1146       CaseBlock CB(Condition, BOp->getOperand(0),
1147                    BOp->getOperand(1), NULL, TBB, FBB, CurBB);
1148       SwitchCases.push_back(CB);
1149       return;
1150     }
1151   }
1152
1153   // Create a CaseBlock record representing this branch.
1154   CaseBlock CB(ISD::SETEQ, Cond, ConstantInt::getTrue(),
1155                NULL, TBB, FBB, CurBB);
1156   SwitchCases.push_back(CB);
1157 }
1158
1159 /// FindMergedConditions - If Cond is an expression like
1160 void SelectionDAGLowering::FindMergedConditions(Value *Cond,
1161                                                 MachineBasicBlock *TBB,
1162                                                 MachineBasicBlock *FBB,
1163                                                 MachineBasicBlock *CurBB,
1164                                                 unsigned Opc) {
1165   // If this node is not part of the or/and tree, emit it as a branch.
1166   Instruction *BOp = dyn_cast<Instruction>(Cond);
1167   if (!BOp || !(isa<BinaryOperator>(BOp) || isa<CmpInst>(BOp)) ||
1168       (unsigned)BOp->getOpcode() != Opc || !BOp->hasOneUse() ||
1169       BOp->getParent() != CurBB->getBasicBlock() ||
1170       !InBlock(BOp->getOperand(0), CurBB->getBasicBlock()) ||
1171       !InBlock(BOp->getOperand(1), CurBB->getBasicBlock())) {
1172     EmitBranchForMergedCondition(Cond, TBB, FBB, CurBB);
1173     return;
1174   }
1175
1176   //  Create TmpBB after CurBB.
1177   MachineFunction::iterator BBI = CurBB;
1178   MachineFunction &MF = DAG.getMachineFunction();
1179   MachineBasicBlock *TmpBB = MF.CreateMachineBasicBlock(CurBB->getBasicBlock());
1180   CurBB->getParent()->insert(++BBI, TmpBB);
1181
1182   if (Opc == Instruction::Or) {
1183     // Codegen X | Y as:
1184     //   jmp_if_X TBB
1185     //   jmp TmpBB
1186     // TmpBB:
1187     //   jmp_if_Y TBB
1188     //   jmp FBB
1189     //
1190
1191     // Emit the LHS condition.
1192     FindMergedConditions(BOp->getOperand(0), TBB, TmpBB, CurBB, Opc);
1193
1194     // Emit the RHS condition into TmpBB.
1195     FindMergedConditions(BOp->getOperand(1), TBB, FBB, TmpBB, Opc);
1196   } else {
1197     assert(Opc == Instruction::And && "Unknown merge op!");
1198     // Codegen X & Y as:
1199     //   jmp_if_X TmpBB
1200     //   jmp FBB
1201     // TmpBB:
1202     //   jmp_if_Y TBB
1203     //   jmp FBB
1204     //
1205     //  This requires creation of TmpBB after CurBB.
1206
1207     // Emit the LHS condition.
1208     FindMergedConditions(BOp->getOperand(0), TmpBB, FBB, CurBB, Opc);
1209
1210     // Emit the RHS condition into TmpBB.
1211     FindMergedConditions(BOp->getOperand(1), TBB, FBB, TmpBB, Opc);
1212   }
1213 }
1214
1215 /// If the set of cases should be emitted as a series of branches, return true.
1216 /// If we should emit this as a bunch of and/or'd together conditions, return
1217 /// false.
1218 bool
1219 SelectionDAGLowering::ShouldEmitAsBranches(const std::vector<CaseBlock> &Cases){
1220   if (Cases.size() != 2) return true;
1221
1222   // If this is two comparisons of the same values or'd or and'd together, they
1223   // will get folded into a single comparison, so don't emit two blocks.
1224   if ((Cases[0].CmpLHS == Cases[1].CmpLHS &&
1225        Cases[0].CmpRHS == Cases[1].CmpRHS) ||
1226       (Cases[0].CmpRHS == Cases[1].CmpLHS &&
1227        Cases[0].CmpLHS == Cases[1].CmpRHS)) {
1228     return false;
1229   }
1230
1231   return true;
1232 }
1233
1234 void SelectionDAGLowering::visitBr(BranchInst &I) {
1235   // Update machine-CFG edges.
1236   MachineBasicBlock *Succ0MBB = FuncInfo.MBBMap[I.getSuccessor(0)];
1237
1238   // Figure out which block is immediately after the current one.
1239   MachineBasicBlock *NextBlock = 0;
1240   MachineFunction::iterator BBI = CurMBB;
1241   if (++BBI != CurMBB->getParent()->end())
1242     NextBlock = BBI;
1243
1244   if (I.isUnconditional()) {
1245     // Update machine-CFG edges.
1246     CurMBB->addSuccessor(Succ0MBB);
1247
1248     // If this is not a fall-through branch, emit the branch.
1249     if (Succ0MBB != NextBlock)
1250       DAG.setRoot(DAG.getNode(ISD::BR, getCurDebugLoc(), 
1251                               MVT::Other, getControlRoot(),
1252                               DAG.getBasicBlock(Succ0MBB)));
1253     return;
1254   }
1255
1256   // If this condition is one of the special cases we handle, do special stuff
1257   // now.
1258   Value *CondVal = I.getCondition();
1259   MachineBasicBlock *Succ1MBB = FuncInfo.MBBMap[I.getSuccessor(1)];
1260
1261   // If this is a series of conditions that are or'd or and'd together, emit
1262   // this as a sequence of branches instead of setcc's with and/or operations.
1263   // For example, instead of something like:
1264   //     cmp A, B
1265   //     C = seteq
1266   //     cmp D, E
1267   //     F = setle
1268   //     or C, F
1269   //     jnz foo
1270   // Emit:
1271   //     cmp A, B
1272   //     je foo
1273   //     cmp D, E
1274   //     jle foo
1275   //
1276   if (BinaryOperator *BOp = dyn_cast<BinaryOperator>(CondVal)) {
1277     if (BOp->hasOneUse() &&
1278         (BOp->getOpcode() == Instruction::And ||
1279          BOp->getOpcode() == Instruction::Or)) {
1280       FindMergedConditions(BOp, Succ0MBB, Succ1MBB, CurMBB, BOp->getOpcode());
1281       // If the compares in later blocks need to use values not currently
1282       // exported from this block, export them now.  This block should always
1283       // be the first entry.
1284       assert(SwitchCases[0].ThisBB == CurMBB && "Unexpected lowering!");
1285
1286       // Allow some cases to be rejected.
1287       if (ShouldEmitAsBranches(SwitchCases)) {
1288         for (unsigned i = 1, e = SwitchCases.size(); i != e; ++i) {
1289           ExportFromCurrentBlock(SwitchCases[i].CmpLHS);
1290           ExportFromCurrentBlock(SwitchCases[i].CmpRHS);
1291         }
1292
1293         // Emit the branch for this block.
1294         visitSwitchCase(SwitchCases[0]);
1295         SwitchCases.erase(SwitchCases.begin());
1296         return;
1297       }
1298
1299       // Okay, we decided not to do this, remove any inserted MBB's and clear
1300       // SwitchCases.
1301       for (unsigned i = 1, e = SwitchCases.size(); i != e; ++i)
1302         CurMBB->getParent()->erase(SwitchCases[i].ThisBB);
1303
1304       SwitchCases.clear();
1305     }
1306   }
1307
1308   // Create a CaseBlock record representing this branch.
1309   CaseBlock CB(ISD::SETEQ, CondVal, ConstantInt::getTrue(),
1310                NULL, Succ0MBB, Succ1MBB, CurMBB);
1311   // Use visitSwitchCase to actually insert the fast branch sequence for this
1312   // cond branch.
1313   visitSwitchCase(CB);
1314 }
1315
1316 /// visitSwitchCase - Emits the necessary code to represent a single node in
1317 /// the binary search tree resulting from lowering a switch instruction.
1318 void SelectionDAGLowering::visitSwitchCase(CaseBlock &CB) {
1319   SDValue Cond;
1320   SDValue CondLHS = getValue(CB.CmpLHS);
1321
1322   // Build the setcc now.
1323   if (CB.CmpMHS == NULL) {
1324     // Fold "(X == true)" to X and "(X == false)" to !X to
1325     // handle common cases produced by branch lowering.
1326     if (CB.CmpRHS == ConstantInt::getTrue() && CB.CC == ISD::SETEQ)
1327       Cond = CondLHS;
1328     else if (CB.CmpRHS == ConstantInt::getFalse() && CB.CC == ISD::SETEQ) {
1329       SDValue True = DAG.getConstant(1, CondLHS.getValueType());
1330       Cond = DAG.getNode(ISD::XOR, getCurDebugLoc(), 
1331                          CondLHS.getValueType(), CondLHS, True);
1332     } else
1333       Cond = DAG.getSetCC(MVT::i1, CondLHS, getValue(CB.CmpRHS), CB.CC);
1334   } else {
1335     assert(CB.CC == ISD::SETLE && "Can handle only LE ranges now");
1336
1337     const APInt& Low = cast<ConstantInt>(CB.CmpLHS)->getValue();
1338     const APInt& High  = cast<ConstantInt>(CB.CmpRHS)->getValue();
1339
1340     SDValue CmpOp = getValue(CB.CmpMHS);
1341     MVT VT = CmpOp.getValueType();
1342
1343     if (cast<ConstantInt>(CB.CmpLHS)->isMinValue(true)) {
1344       Cond = DAG.getSetCC(MVT::i1, CmpOp, DAG.getConstant(High, VT), ISD::SETLE);
1345     } else {
1346       SDValue SUB = DAG.getNode(ISD::SUB, getCurDebugLoc(), 
1347                                 VT, CmpOp, DAG.getConstant(Low, VT));
1348       Cond = DAG.getSetCC(MVT::i1, SUB,
1349                           DAG.getConstant(High-Low, VT), ISD::SETULE);
1350     }
1351   }
1352
1353   // Update successor info
1354   CurMBB->addSuccessor(CB.TrueBB);
1355   CurMBB->addSuccessor(CB.FalseBB);
1356
1357   // Set NextBlock to be the MBB immediately after the current one, if any.
1358   // This is used to avoid emitting unnecessary branches to the next block.
1359   MachineBasicBlock *NextBlock = 0;
1360   MachineFunction::iterator BBI = CurMBB;
1361   if (++BBI != CurMBB->getParent()->end())
1362     NextBlock = BBI;
1363
1364   // If the lhs block is the next block, invert the condition so that we can
1365   // fall through to the lhs instead of the rhs block.
1366   if (CB.TrueBB == NextBlock) {
1367     std::swap(CB.TrueBB, CB.FalseBB);
1368     SDValue True = DAG.getConstant(1, Cond.getValueType());
1369     Cond = DAG.getNode(ISD::XOR, getCurDebugLoc(), 
1370                        Cond.getValueType(), Cond, True);
1371   }
1372   SDValue BrCond = DAG.getNode(ISD::BRCOND, getCurDebugLoc(),
1373                                MVT::Other, getControlRoot(), Cond,
1374                                DAG.getBasicBlock(CB.TrueBB));
1375
1376   // If the branch was constant folded, fix up the CFG.
1377   if (BrCond.getOpcode() == ISD::BR) {
1378     CurMBB->removeSuccessor(CB.FalseBB);
1379     DAG.setRoot(BrCond);
1380   } else {
1381     // Otherwise, go ahead and insert the false branch.
1382     if (BrCond == getControlRoot())
1383       CurMBB->removeSuccessor(CB.TrueBB);
1384
1385     if (CB.FalseBB == NextBlock)
1386       DAG.setRoot(BrCond);
1387     else
1388       DAG.setRoot(DAG.getNode(ISD::BR, getCurDebugLoc(), MVT::Other, BrCond,
1389                               DAG.getBasicBlock(CB.FalseBB)));
1390   }
1391 }
1392
1393 /// visitJumpTable - Emit JumpTable node in the current MBB
1394 void SelectionDAGLowering::visitJumpTable(JumpTable &JT) {
1395   // Emit the code for the jump table
1396   assert(JT.Reg != -1U && "Should lower JT Header first!");
1397   MVT PTy = TLI.getPointerTy();
1398   SDValue Index = DAG.getCopyFromReg(getControlRoot(), getCurDebugLoc(),
1399                                      JT.Reg, PTy);
1400   SDValue Table = DAG.getJumpTable(JT.JTI, PTy);
1401   DAG.setRoot(DAG.getNode(ISD::BR_JT, getCurDebugLoc(), 
1402                           MVT::Other, Index.getValue(1),
1403                           Table, Index));
1404 }
1405
1406 /// visitJumpTableHeader - This function emits necessary code to produce index
1407 /// in the JumpTable from switch case.
1408 void SelectionDAGLowering::visitJumpTableHeader(JumpTable &JT,
1409                                                 JumpTableHeader &JTH) {
1410   // Subtract the lowest switch case value from the value being switched on and
1411   // conditional branch to default mbb if the result is greater than the
1412   // difference between smallest and largest cases.
1413   SDValue SwitchOp = getValue(JTH.SValue);
1414   MVT VT = SwitchOp.getValueType();
1415   SDValue SUB = DAG.getNode(ISD::SUB, getCurDebugLoc(), VT, SwitchOp,
1416                             DAG.getConstant(JTH.First, VT));
1417
1418   // The SDNode we just created, which holds the value being switched on minus
1419   // the the smallest case value, needs to be copied to a virtual register so it
1420   // can be used as an index into the jump table in a subsequent basic block.
1421   // This value may be smaller or larger than the target's pointer type, and
1422   // therefore require extension or truncating.
1423   if (VT.bitsGT(TLI.getPointerTy()))
1424     SwitchOp = DAG.getNode(ISD::TRUNCATE, getCurDebugLoc(), 
1425                            TLI.getPointerTy(), SUB);
1426   else
1427     SwitchOp = DAG.getNode(ISD::ZERO_EXTEND, getCurDebugLoc(), 
1428                            TLI.getPointerTy(), SUB);
1429
1430   unsigned JumpTableReg = FuncInfo.MakeReg(TLI.getPointerTy());
1431   SDValue CopyTo = DAG.getCopyToReg(getControlRoot(), getCurDebugLoc(),
1432                                     JumpTableReg, SwitchOp);
1433   JT.Reg = JumpTableReg;
1434
1435   // Emit the range check for the jump table, and branch to the default block
1436   // for the switch statement if the value being switched on exceeds the largest
1437   // case in the switch.
1438   SDValue CMP = DAG.getSetCC(TLI.getSetCCResultType(SUB.getValueType()), SUB,
1439                              DAG.getConstant(JTH.Last-JTH.First,VT),
1440                              ISD::SETUGT);
1441
1442   // Set NextBlock to be the MBB immediately after the current one, if any.
1443   // This is used to avoid emitting unnecessary branches to the next block.
1444   MachineBasicBlock *NextBlock = 0;
1445   MachineFunction::iterator BBI = CurMBB;
1446   if (++BBI != CurMBB->getParent()->end())
1447     NextBlock = BBI;
1448
1449   SDValue BrCond = DAG.getNode(ISD::BRCOND, getCurDebugLoc(),
1450                                MVT::Other, CopyTo, CMP,
1451                                DAG.getBasicBlock(JT.Default));
1452
1453   if (JT.MBB == NextBlock)
1454     DAG.setRoot(BrCond);
1455   else
1456     DAG.setRoot(DAG.getNode(ISD::BR, getCurDebugLoc(), MVT::Other, BrCond,
1457                             DAG.getBasicBlock(JT.MBB)));
1458 }
1459
1460 /// visitBitTestHeader - This function emits necessary code to produce value
1461 /// suitable for "bit tests"
1462 void SelectionDAGLowering::visitBitTestHeader(BitTestBlock &B) {
1463   // Subtract the minimum value
1464   SDValue SwitchOp = getValue(B.SValue);
1465   MVT VT = SwitchOp.getValueType();
1466   SDValue SUB = DAG.getNode(ISD::SUB, getCurDebugLoc(), VT, SwitchOp,
1467                             DAG.getConstant(B.First, VT));
1468
1469   // Check range
1470   SDValue RangeCmp = DAG.getSetCC(TLI.getSetCCResultType(SUB.getValueType()), SUB,
1471                                   DAG.getConstant(B.Range, VT),
1472                                   ISD::SETUGT);
1473
1474   SDValue ShiftOp;
1475   if (VT.bitsGT(TLI.getPointerTy()))
1476     ShiftOp = DAG.getNode(ISD::TRUNCATE, getCurDebugLoc(), 
1477                           TLI.getPointerTy(), SUB);
1478   else
1479     ShiftOp = DAG.getNode(ISD::ZERO_EXTEND, getCurDebugLoc(), 
1480                           TLI.getPointerTy(), SUB);
1481
1482   B.Reg = FuncInfo.MakeReg(TLI.getPointerTy());
1483   SDValue CopyTo = DAG.getCopyToReg(getControlRoot(), getCurDebugLoc(),
1484                                     B.Reg, ShiftOp);
1485
1486   // Set NextBlock to be the MBB immediately after the current one, if any.
1487   // This is used to avoid emitting unnecessary branches to the next block.
1488   MachineBasicBlock *NextBlock = 0;
1489   MachineFunction::iterator BBI = CurMBB;
1490   if (++BBI != CurMBB->getParent()->end())
1491     NextBlock = BBI;
1492
1493   MachineBasicBlock* MBB = B.Cases[0].ThisBB;
1494
1495   CurMBB->addSuccessor(B.Default);
1496   CurMBB->addSuccessor(MBB);
1497
1498   SDValue BrRange = DAG.getNode(ISD::BRCOND, getCurDebugLoc(),
1499                                 MVT::Other, CopyTo, RangeCmp,
1500                                 DAG.getBasicBlock(B.Default));
1501
1502   if (MBB == NextBlock)
1503     DAG.setRoot(BrRange);
1504   else
1505     DAG.setRoot(DAG.getNode(ISD::BR, getCurDebugLoc(), MVT::Other, CopyTo,
1506                             DAG.getBasicBlock(MBB)));
1507 }
1508
1509 /// visitBitTestCase - this function produces one "bit test"
1510 void SelectionDAGLowering::visitBitTestCase(MachineBasicBlock* NextMBB,
1511                                             unsigned Reg,
1512                                             BitTestCase &B) {
1513   // Make desired shift
1514   SDValue ShiftOp = DAG.getCopyFromReg(getControlRoot(), getCurDebugLoc(), Reg,
1515                                        TLI.getPointerTy());
1516   SDValue SwitchVal = DAG.getNode(ISD::SHL, getCurDebugLoc(), 
1517                                   TLI.getPointerTy(),
1518                                   DAG.getConstant(1, TLI.getPointerTy()),
1519                                   ShiftOp);
1520
1521   // Emit bit tests and jumps
1522   SDValue AndOp = DAG.getNode(ISD::AND, getCurDebugLoc(), 
1523                               TLI.getPointerTy(), SwitchVal,
1524                               DAG.getConstant(B.Mask, TLI.getPointerTy()));
1525   SDValue AndCmp = DAG.getSetCC(TLI.getSetCCResultType(AndOp.getValueType()),
1526                                 AndOp, DAG.getConstant(0, TLI.getPointerTy()),
1527                                 ISD::SETNE);
1528
1529   CurMBB->addSuccessor(B.TargetBB);
1530   CurMBB->addSuccessor(NextMBB);
1531
1532   SDValue BrAnd = DAG.getNode(ISD::BRCOND, getCurDebugLoc(),
1533                               MVT::Other, getControlRoot(),
1534                               AndCmp, DAG.getBasicBlock(B.TargetBB));
1535
1536   // Set NextBlock to be the MBB immediately after the current one, if any.
1537   // This is used to avoid emitting unnecessary branches to the next block.
1538   MachineBasicBlock *NextBlock = 0;
1539   MachineFunction::iterator BBI = CurMBB;
1540   if (++BBI != CurMBB->getParent()->end())
1541     NextBlock = BBI;
1542
1543   if (NextMBB == NextBlock)
1544     DAG.setRoot(BrAnd);
1545   else
1546     DAG.setRoot(DAG.getNode(ISD::BR, getCurDebugLoc(), MVT::Other, BrAnd,
1547                             DAG.getBasicBlock(NextMBB)));
1548 }
1549
1550 void SelectionDAGLowering::visitInvoke(InvokeInst &I) {
1551   // Retrieve successors.
1552   MachineBasicBlock *Return = FuncInfo.MBBMap[I.getSuccessor(0)];
1553   MachineBasicBlock *LandingPad = FuncInfo.MBBMap[I.getSuccessor(1)];
1554
1555   const Value *Callee(I.getCalledValue());
1556   if (isa<InlineAsm>(Callee))
1557     visitInlineAsm(&I);
1558   else
1559     LowerCallTo(&I, getValue(Callee), false, LandingPad);
1560
1561   // If the value of the invoke is used outside of its defining block, make it
1562   // available as a virtual register.
1563   if (!I.use_empty()) {
1564     DenseMap<const Value*, unsigned>::iterator VMI = FuncInfo.ValueMap.find(&I);
1565     if (VMI != FuncInfo.ValueMap.end())
1566       CopyValueToVirtualRegister(&I, VMI->second);
1567   }
1568
1569   // Update successor info
1570   CurMBB->addSuccessor(Return);
1571   CurMBB->addSuccessor(LandingPad);
1572
1573   // Drop into normal successor.
1574   DAG.setRoot(DAG.getNode(ISD::BR, getCurDebugLoc(), 
1575                           MVT::Other, getControlRoot(),
1576                           DAG.getBasicBlock(Return)));
1577 }
1578
1579 void SelectionDAGLowering::visitUnwind(UnwindInst &I) {
1580 }
1581
1582 /// handleSmallSwitchCaseRange - Emit a series of specific tests (suitable for
1583 /// small case ranges).
1584 bool SelectionDAGLowering::handleSmallSwitchRange(CaseRec& CR,
1585                                                   CaseRecVector& WorkList,
1586                                                   Value* SV,
1587                                                   MachineBasicBlock* Default) {
1588   Case& BackCase  = *(CR.Range.second-1);
1589
1590   // Size is the number of Cases represented by this range.
1591   size_t Size = CR.Range.second - CR.Range.first;
1592   if (Size > 3)
1593     return false;
1594
1595   // Get the MachineFunction which holds the current MBB.  This is used when
1596   // inserting any additional MBBs necessary to represent the switch.
1597   MachineFunction *CurMF = CurMBB->getParent();
1598
1599   // Figure out which block is immediately after the current one.
1600   MachineBasicBlock *NextBlock = 0;
1601   MachineFunction::iterator BBI = CR.CaseBB;
1602
1603   if (++BBI != CurMBB->getParent()->end())
1604     NextBlock = BBI;
1605
1606   // TODO: If any two of the cases has the same destination, and if one value
1607   // is the same as the other, but has one bit unset that the other has set,
1608   // use bit manipulation to do two compares at once.  For example:
1609   // "if (X == 6 || X == 4)" -> "if ((X|2) == 6)"
1610
1611   // Rearrange the case blocks so that the last one falls through if possible.
1612   if (NextBlock && Default != NextBlock && BackCase.BB != NextBlock) {
1613     // The last case block won't fall through into 'NextBlock' if we emit the
1614     // branches in this order.  See if rearranging a case value would help.
1615     for (CaseItr I = CR.Range.first, E = CR.Range.second-1; I != E; ++I) {
1616       if (I->BB == NextBlock) {
1617         std::swap(*I, BackCase);
1618         break;
1619       }
1620     }
1621   }
1622
1623   // Create a CaseBlock record representing a conditional branch to
1624   // the Case's target mbb if the value being switched on SV is equal
1625   // to C.
1626   MachineBasicBlock *CurBlock = CR.CaseBB;
1627   for (CaseItr I = CR.Range.first, E = CR.Range.second; I != E; ++I) {
1628     MachineBasicBlock *FallThrough;
1629     if (I != E-1) {
1630       FallThrough = CurMF->CreateMachineBasicBlock(CurBlock->getBasicBlock());
1631       CurMF->insert(BBI, FallThrough);
1632     } else {
1633       // If the last case doesn't match, go to the default block.
1634       FallThrough = Default;
1635     }
1636
1637     Value *RHS, *LHS, *MHS;
1638     ISD::CondCode CC;
1639     if (I->High == I->Low) {
1640       // This is just small small case range :) containing exactly 1 case
1641       CC = ISD::SETEQ;
1642       LHS = SV; RHS = I->High; MHS = NULL;
1643     } else {
1644       CC = ISD::SETLE;
1645       LHS = I->Low; MHS = SV; RHS = I->High;
1646     }
1647     CaseBlock CB(CC, LHS, RHS, MHS, I->BB, FallThrough, CurBlock);
1648
1649     // If emitting the first comparison, just call visitSwitchCase to emit the
1650     // code into the current block.  Otherwise, push the CaseBlock onto the
1651     // vector to be later processed by SDISel, and insert the node's MBB
1652     // before the next MBB.
1653     if (CurBlock == CurMBB)
1654       visitSwitchCase(CB);
1655     else
1656       SwitchCases.push_back(CB);
1657
1658     CurBlock = FallThrough;
1659   }
1660
1661   return true;
1662 }
1663
1664 static inline bool areJTsAllowed(const TargetLowering &TLI) {
1665   return !DisableJumpTables &&
1666           (TLI.isOperationLegalOrCustom(ISD::BR_JT, MVT::Other) ||
1667            TLI.isOperationLegalOrCustom(ISD::BRIND, MVT::Other));
1668 }
1669
1670 static APInt ComputeRange(const APInt &First, const APInt &Last) {
1671   APInt LastExt(Last), FirstExt(First);
1672   uint32_t BitWidth = std::max(Last.getBitWidth(), First.getBitWidth()) + 1;
1673   LastExt.sext(BitWidth); FirstExt.sext(BitWidth);
1674   return (LastExt - FirstExt + 1ULL);
1675 }
1676
1677 /// handleJTSwitchCase - Emit jumptable for current switch case range
1678 bool SelectionDAGLowering::handleJTSwitchCase(CaseRec& CR,
1679                                               CaseRecVector& WorkList,
1680                                               Value* SV,
1681                                               MachineBasicBlock* Default) {
1682   Case& FrontCase = *CR.Range.first;
1683   Case& BackCase  = *(CR.Range.second-1);
1684
1685   const APInt& First = cast<ConstantInt>(FrontCase.Low)->getValue();
1686   const APInt& Last  = cast<ConstantInt>(BackCase.High)->getValue();
1687
1688   size_t TSize = 0;
1689   for (CaseItr I = CR.Range.first, E = CR.Range.second;
1690        I!=E; ++I)
1691     TSize += I->size();
1692
1693   if (!areJTsAllowed(TLI) || TSize <= 3)
1694     return false;
1695
1696   APInt Range = ComputeRange(First, Last);
1697   double Density = (double)TSize / Range.roundToDouble();
1698   if (Density < 0.4)
1699     return false;
1700
1701   DEBUG(errs() << "Lowering jump table\n"
1702                << "First entry: " << First << ". Last entry: " << Last << '\n'
1703                << "Range: " << Range
1704                << "Size: " << TSize << ". Density: " << Density << "\n\n");
1705
1706   // Get the MachineFunction which holds the current MBB.  This is used when
1707   // inserting any additional MBBs necessary to represent the switch.
1708   MachineFunction *CurMF = CurMBB->getParent();
1709
1710   // Figure out which block is immediately after the current one.
1711   MachineBasicBlock *NextBlock = 0;
1712   MachineFunction::iterator BBI = CR.CaseBB;
1713
1714   if (++BBI != CurMBB->getParent()->end())
1715     NextBlock = BBI;
1716
1717   const BasicBlock *LLVMBB = CR.CaseBB->getBasicBlock();
1718
1719   // Create a new basic block to hold the code for loading the address
1720   // of the jump table, and jumping to it.  Update successor information;
1721   // we will either branch to the default case for the switch, or the jump
1722   // table.
1723   MachineBasicBlock *JumpTableBB = CurMF->CreateMachineBasicBlock(LLVMBB);
1724   CurMF->insert(BBI, JumpTableBB);
1725   CR.CaseBB->addSuccessor(Default);
1726   CR.CaseBB->addSuccessor(JumpTableBB);
1727
1728   // Build a vector of destination BBs, corresponding to each target
1729   // of the jump table. If the value of the jump table slot corresponds to
1730   // a case statement, push the case's BB onto the vector, otherwise, push
1731   // the default BB.
1732   std::vector<MachineBasicBlock*> DestBBs;
1733   APInt TEI = First;
1734   for (CaseItr I = CR.Range.first, E = CR.Range.second; I != E; ++TEI) {
1735     const APInt& Low = cast<ConstantInt>(I->Low)->getValue();
1736     const APInt& High = cast<ConstantInt>(I->High)->getValue();
1737
1738     if (Low.sle(TEI) && TEI.sle(High)) {
1739       DestBBs.push_back(I->BB);
1740       if (TEI==High)
1741         ++I;
1742     } else {
1743       DestBBs.push_back(Default);
1744     }
1745   }
1746
1747   // Update successor info. Add one edge to each unique successor.
1748   BitVector SuccsHandled(CR.CaseBB->getParent()->getNumBlockIDs());
1749   for (std::vector<MachineBasicBlock*>::iterator I = DestBBs.begin(),
1750          E = DestBBs.end(); I != E; ++I) {
1751     if (!SuccsHandled[(*I)->getNumber()]) {
1752       SuccsHandled[(*I)->getNumber()] = true;
1753       JumpTableBB->addSuccessor(*I);
1754     }
1755   }
1756
1757   // Create a jump table index for this jump table, or return an existing
1758   // one.
1759   unsigned JTI = CurMF->getJumpTableInfo()->getJumpTableIndex(DestBBs);
1760
1761   // Set the jump table information so that we can codegen it as a second
1762   // MachineBasicBlock
1763   JumpTable JT(-1U, JTI, JumpTableBB, Default);
1764   JumpTableHeader JTH(First, Last, SV, CR.CaseBB, (CR.CaseBB == CurMBB));
1765   if (CR.CaseBB == CurMBB)
1766     visitJumpTableHeader(JT, JTH);
1767
1768   JTCases.push_back(JumpTableBlock(JTH, JT));
1769
1770   return true;
1771 }
1772
1773 /// handleBTSplitSwitchCase - emit comparison and split binary search tree into
1774 /// 2 subtrees.
1775 bool SelectionDAGLowering::handleBTSplitSwitchCase(CaseRec& CR,
1776                                                    CaseRecVector& WorkList,
1777                                                    Value* SV,
1778                                                    MachineBasicBlock* Default) {
1779   // Get the MachineFunction which holds the current MBB.  This is used when
1780   // inserting any additional MBBs necessary to represent the switch.
1781   MachineFunction *CurMF = CurMBB->getParent();
1782
1783   // Figure out which block is immediately after the current one.
1784   MachineBasicBlock *NextBlock = 0;
1785   MachineFunction::iterator BBI = CR.CaseBB;
1786
1787   if (++BBI != CurMBB->getParent()->end())
1788     NextBlock = BBI;
1789
1790   Case& FrontCase = *CR.Range.first;
1791   Case& BackCase  = *(CR.Range.second-1);
1792   const BasicBlock *LLVMBB = CR.CaseBB->getBasicBlock();
1793
1794   // Size is the number of Cases represented by this range.
1795   unsigned Size = CR.Range.second - CR.Range.first;
1796
1797   const APInt& First = cast<ConstantInt>(FrontCase.Low)->getValue();
1798   const APInt& Last  = cast<ConstantInt>(BackCase.High)->getValue();
1799   double FMetric = 0;
1800   CaseItr Pivot = CR.Range.first + Size/2;
1801
1802   // Select optimal pivot, maximizing sum density of LHS and RHS. This will
1803   // (heuristically) allow us to emit JumpTable's later.
1804   size_t TSize = 0;
1805   for (CaseItr I = CR.Range.first, E = CR.Range.second;
1806        I!=E; ++I)
1807     TSize += I->size();
1808
1809   size_t LSize = FrontCase.size();
1810   size_t RSize = TSize-LSize;
1811   DEBUG(errs() << "Selecting best pivot: \n"
1812                << "First: " << First << ", Last: " << Last <<'\n'
1813                << "LSize: " << LSize << ", RSize: " << RSize << '\n');
1814   for (CaseItr I = CR.Range.first, J=I+1, E = CR.Range.second;
1815        J!=E; ++I, ++J) {
1816     const APInt& LEnd = cast<ConstantInt>(I->High)->getValue();
1817     const APInt& RBegin = cast<ConstantInt>(J->Low)->getValue();
1818     APInt Range = ComputeRange(LEnd, RBegin);
1819     assert((Range - 2ULL).isNonNegative() &&
1820            "Invalid case distance");
1821     double LDensity = (double)LSize / (LEnd - First + 1ULL).roundToDouble();
1822     double RDensity = (double)RSize / (Last - RBegin + 1ULL).roundToDouble();
1823     double Metric = Range.logBase2()*(LDensity+RDensity);
1824     // Should always split in some non-trivial place
1825     DEBUG(errs() <<"=>Step\n"
1826                  << "LEnd: " << LEnd << ", RBegin: " << RBegin << '\n'
1827                  << "LDensity: " << LDensity
1828                  << ", RDensity: " << RDensity << '\n'
1829                  << "Metric: " << Metric << '\n');
1830     if (FMetric < Metric) {
1831       Pivot = J;
1832       FMetric = Metric;
1833       DEBUG(errs() << "Current metric set to: " << FMetric << '\n');
1834     }
1835
1836     LSize += J->size();
1837     RSize -= J->size();
1838   }
1839   if (areJTsAllowed(TLI)) {
1840     // If our case is dense we *really* should handle it earlier!
1841     assert((FMetric > 0) && "Should handle dense range earlier!");
1842   } else {
1843     Pivot = CR.Range.first + Size/2;
1844   }
1845
1846   CaseRange LHSR(CR.Range.first, Pivot);
1847   CaseRange RHSR(Pivot, CR.Range.second);
1848   Constant *C = Pivot->Low;
1849   MachineBasicBlock *FalseBB = 0, *TrueBB = 0;
1850
1851   // We know that we branch to the LHS if the Value being switched on is
1852   // less than the Pivot value, C.  We use this to optimize our binary
1853   // tree a bit, by recognizing that if SV is greater than or equal to the
1854   // LHS's Case Value, and that Case Value is exactly one less than the
1855   // Pivot's Value, then we can branch directly to the LHS's Target,
1856   // rather than creating a leaf node for it.
1857   if ((LHSR.second - LHSR.first) == 1 &&
1858       LHSR.first->High == CR.GE &&
1859       cast<ConstantInt>(C)->getValue() ==
1860       (cast<ConstantInt>(CR.GE)->getValue() + 1LL)) {
1861     TrueBB = LHSR.first->BB;
1862   } else {
1863     TrueBB = CurMF->CreateMachineBasicBlock(LLVMBB);
1864     CurMF->insert(BBI, TrueBB);
1865     WorkList.push_back(CaseRec(TrueBB, C, CR.GE, LHSR));
1866   }
1867
1868   // Similar to the optimization above, if the Value being switched on is
1869   // known to be less than the Constant CR.LT, and the current Case Value
1870   // is CR.LT - 1, then we can branch directly to the target block for
1871   // the current Case Value, rather than emitting a RHS leaf node for it.
1872   if ((RHSR.second - RHSR.first) == 1 && CR.LT &&
1873       cast<ConstantInt>(RHSR.first->Low)->getValue() ==
1874       (cast<ConstantInt>(CR.LT)->getValue() - 1LL)) {
1875     FalseBB = RHSR.first->BB;
1876   } else {
1877     FalseBB = CurMF->CreateMachineBasicBlock(LLVMBB);
1878     CurMF->insert(BBI, FalseBB);
1879     WorkList.push_back(CaseRec(FalseBB,CR.LT,C,RHSR));
1880   }
1881
1882   // Create a CaseBlock record representing a conditional branch to
1883   // the LHS node if the value being switched on SV is less than C.
1884   // Otherwise, branch to LHS.
1885   CaseBlock CB(ISD::SETLT, SV, C, NULL, TrueBB, FalseBB, CR.CaseBB);
1886
1887   if (CR.CaseBB == CurMBB)
1888     visitSwitchCase(CB);
1889   else
1890     SwitchCases.push_back(CB);
1891
1892   return true;
1893 }
1894
1895 /// handleBitTestsSwitchCase - if current case range has few destination and
1896 /// range span less, than machine word bitwidth, encode case range into series
1897 /// of masks and emit bit tests with these masks.
1898 bool SelectionDAGLowering::handleBitTestsSwitchCase(CaseRec& CR,
1899                                                     CaseRecVector& WorkList,
1900                                                     Value* SV,
1901                                                     MachineBasicBlock* Default){
1902   unsigned IntPtrBits = TLI.getPointerTy().getSizeInBits();
1903
1904   Case& FrontCase = *CR.Range.first;
1905   Case& BackCase  = *(CR.Range.second-1);
1906
1907   // Get the MachineFunction which holds the current MBB.  This is used when
1908   // inserting any additional MBBs necessary to represent the switch.
1909   MachineFunction *CurMF = CurMBB->getParent();
1910
1911   size_t numCmps = 0;
1912   for (CaseItr I = CR.Range.first, E = CR.Range.second;
1913        I!=E; ++I) {
1914     // Single case counts one, case range - two.
1915     numCmps += (I->Low == I->High ? 1 : 2);
1916   }
1917
1918   // Count unique destinations
1919   SmallSet<MachineBasicBlock*, 4> Dests;
1920   for (CaseItr I = CR.Range.first, E = CR.Range.second; I!=E; ++I) {
1921     Dests.insert(I->BB);
1922     if (Dests.size() > 3)
1923       // Don't bother the code below, if there are too much unique destinations
1924       return false;
1925   }
1926   DEBUG(errs() << "Total number of unique destinations: " << Dests.size() << '\n'
1927                << "Total number of comparisons: " << numCmps << '\n');
1928
1929   // Compute span of values.
1930   const APInt& minValue = cast<ConstantInt>(FrontCase.Low)->getValue();
1931   const APInt& maxValue = cast<ConstantInt>(BackCase.High)->getValue();
1932   APInt cmpRange = maxValue - minValue;
1933
1934   DEBUG(errs() << "Compare range: " << cmpRange << '\n'
1935                << "Low bound: " << minValue << '\n'
1936                << "High bound: " << maxValue << '\n');
1937
1938   if (cmpRange.uge(APInt(cmpRange.getBitWidth(), IntPtrBits)) ||
1939       (!(Dests.size() == 1 && numCmps >= 3) &&
1940        !(Dests.size() == 2 && numCmps >= 5) &&
1941        !(Dests.size() >= 3 && numCmps >= 6)))
1942     return false;
1943
1944   DEBUG(errs() << "Emitting bit tests\n");
1945   APInt lowBound = APInt::getNullValue(cmpRange.getBitWidth());
1946
1947   // Optimize the case where all the case values fit in a
1948   // word without having to subtract minValue. In this case,
1949   // we can optimize away the subtraction.
1950   if (minValue.isNonNegative() &&
1951       maxValue.slt(APInt(maxValue.getBitWidth(), IntPtrBits))) {
1952     cmpRange = maxValue;
1953   } else {
1954     lowBound = minValue;
1955   }
1956
1957   CaseBitsVector CasesBits;
1958   unsigned i, count = 0;
1959
1960   for (CaseItr I = CR.Range.first, E = CR.Range.second; I!=E; ++I) {
1961     MachineBasicBlock* Dest = I->BB;
1962     for (i = 0; i < count; ++i)
1963       if (Dest == CasesBits[i].BB)
1964         break;
1965
1966     if (i == count) {
1967       assert((count < 3) && "Too much destinations to test!");
1968       CasesBits.push_back(CaseBits(0, Dest, 0));
1969       count++;
1970     }
1971
1972     const APInt& lowValue = cast<ConstantInt>(I->Low)->getValue();
1973     const APInt& highValue = cast<ConstantInt>(I->High)->getValue();
1974
1975     uint64_t lo = (lowValue - lowBound).getZExtValue();
1976     uint64_t hi = (highValue - lowBound).getZExtValue();
1977
1978     for (uint64_t j = lo; j <= hi; j++) {
1979       CasesBits[i].Mask |=  1ULL << j;
1980       CasesBits[i].Bits++;
1981     }
1982
1983   }
1984   std::sort(CasesBits.begin(), CasesBits.end(), CaseBitsCmp());
1985
1986   BitTestInfo BTC;
1987
1988   // Figure out which block is immediately after the current one.
1989   MachineFunction::iterator BBI = CR.CaseBB;
1990   ++BBI;
1991
1992   const BasicBlock *LLVMBB = CR.CaseBB->getBasicBlock();
1993
1994   DEBUG(errs() << "Cases:\n");
1995   for (unsigned i = 0, e = CasesBits.size(); i!=e; ++i) {
1996     DEBUG(errs() << "Mask: " << CasesBits[i].Mask
1997                  << ", Bits: " << CasesBits[i].Bits
1998                  << ", BB: " << CasesBits[i].BB << '\n');
1999
2000     MachineBasicBlock *CaseBB = CurMF->CreateMachineBasicBlock(LLVMBB);
2001     CurMF->insert(BBI, CaseBB);
2002     BTC.push_back(BitTestCase(CasesBits[i].Mask,
2003                               CaseBB,
2004                               CasesBits[i].BB));
2005   }
2006
2007   BitTestBlock BTB(lowBound, cmpRange, SV,
2008                    -1U, (CR.CaseBB == CurMBB),
2009                    CR.CaseBB, Default, BTC);
2010
2011   if (CR.CaseBB == CurMBB)
2012     visitBitTestHeader(BTB);
2013
2014   BitTestCases.push_back(BTB);
2015
2016   return true;
2017 }
2018
2019
2020 /// Clusterify - Transform simple list of Cases into list of CaseRange's
2021 size_t SelectionDAGLowering::Clusterify(CaseVector& Cases,
2022                                           const SwitchInst& SI) {
2023   size_t numCmps = 0;
2024
2025   // Start with "simple" cases
2026   for (size_t i = 1; i < SI.getNumSuccessors(); ++i) {
2027     MachineBasicBlock *SMBB = FuncInfo.MBBMap[SI.getSuccessor(i)];
2028     Cases.push_back(Case(SI.getSuccessorValue(i),
2029                          SI.getSuccessorValue(i),
2030                          SMBB));
2031   }
2032   std::sort(Cases.begin(), Cases.end(), CaseCmp());
2033
2034   // Merge case into clusters
2035   if (Cases.size() >= 2)
2036     // Must recompute end() each iteration because it may be
2037     // invalidated by erase if we hold on to it
2038     for (CaseItr I = Cases.begin(), J = ++(Cases.begin()); J != Cases.end(); ) {
2039       const APInt& nextValue = cast<ConstantInt>(J->Low)->getValue();
2040       const APInt& currentValue = cast<ConstantInt>(I->High)->getValue();
2041       MachineBasicBlock* nextBB = J->BB;
2042       MachineBasicBlock* currentBB = I->BB;
2043
2044       // If the two neighboring cases go to the same destination, merge them
2045       // into a single case.
2046       if ((nextValue - currentValue == 1) && (currentBB == nextBB)) {
2047         I->High = J->High;
2048         J = Cases.erase(J);
2049       } else {
2050         I = J++;
2051       }
2052     }
2053
2054   for (CaseItr I=Cases.begin(), E=Cases.end(); I!=E; ++I, ++numCmps) {
2055     if (I->Low != I->High)
2056       // A range counts double, since it requires two compares.
2057       ++numCmps;
2058   }
2059
2060   return numCmps;
2061 }
2062
2063 void SelectionDAGLowering::visitSwitch(SwitchInst &SI) {
2064   // Figure out which block is immediately after the current one.
2065   MachineBasicBlock *NextBlock = 0;
2066   MachineFunction::iterator BBI = CurMBB;
2067
2068   MachineBasicBlock *Default = FuncInfo.MBBMap[SI.getDefaultDest()];
2069
2070   // If there is only the default destination, branch to it if it is not the
2071   // next basic block.  Otherwise, just fall through.
2072   if (SI.getNumOperands() == 2) {
2073     // Update machine-CFG edges.
2074
2075     // If this is not a fall-through branch, emit the branch.
2076     CurMBB->addSuccessor(Default);
2077     if (Default != NextBlock)
2078       DAG.setRoot(DAG.getNode(ISD::BR, getCurDebugLoc(),
2079                               MVT::Other, getControlRoot(),
2080                               DAG.getBasicBlock(Default)));
2081     return;
2082   }
2083
2084   // If there are any non-default case statements, create a vector of Cases
2085   // representing each one, and sort the vector so that we can efficiently
2086   // create a binary search tree from them.
2087   CaseVector Cases;
2088   size_t numCmps = Clusterify(Cases, SI);
2089   DEBUG(errs() << "Clusterify finished. Total clusters: " << Cases.size()
2090                << ". Total compares: " << numCmps << '\n');
2091   numCmps = 0;
2092
2093   // Get the Value to be switched on and default basic blocks, which will be
2094   // inserted into CaseBlock records, representing basic blocks in the binary
2095   // search tree.
2096   Value *SV = SI.getOperand(0);
2097
2098   // Push the initial CaseRec onto the worklist
2099   CaseRecVector WorkList;
2100   WorkList.push_back(CaseRec(CurMBB,0,0,CaseRange(Cases.begin(),Cases.end())));
2101
2102   while (!WorkList.empty()) {
2103     // Grab a record representing a case range to process off the worklist
2104     CaseRec CR = WorkList.back();
2105     WorkList.pop_back();
2106
2107     if (handleBitTestsSwitchCase(CR, WorkList, SV, Default))
2108       continue;
2109
2110     // If the range has few cases (two or less) emit a series of specific
2111     // tests.
2112     if (handleSmallSwitchRange(CR, WorkList, SV, Default))
2113       continue;
2114
2115     // If the switch has more than 5 blocks, and at least 40% dense, and the
2116     // target supports indirect branches, then emit a jump table rather than
2117     // lowering the switch to a binary tree of conditional branches.
2118     if (handleJTSwitchCase(CR, WorkList, SV, Default))
2119       continue;
2120
2121     // Emit binary tree. We need to pick a pivot, and push left and right ranges
2122     // onto the worklist. Leafs are handled via handleSmallSwitchRange() call.
2123     handleBTSplitSwitchCase(CR, WorkList, SV, Default);
2124   }
2125 }
2126
2127
2128 void SelectionDAGLowering::visitSub(User &I) {
2129   // -0.0 - X --> fneg
2130   const Type *Ty = I.getType();
2131   if (isa<VectorType>(Ty)) {
2132     if (ConstantVector *CV = dyn_cast<ConstantVector>(I.getOperand(0))) {
2133       const VectorType *DestTy = cast<VectorType>(I.getType());
2134       const Type *ElTy = DestTy->getElementType();
2135       if (ElTy->isFloatingPoint()) {
2136         unsigned VL = DestTy->getNumElements();
2137         std::vector<Constant*> NZ(VL, ConstantFP::getNegativeZero(ElTy));
2138         Constant *CNZ = ConstantVector::get(&NZ[0], NZ.size());
2139         if (CV == CNZ) {
2140           SDValue Op2 = getValue(I.getOperand(1));
2141           setValue(&I, DAG.getNode(ISD::FNEG, getCurDebugLoc(), 
2142                                    Op2.getValueType(), Op2));
2143           return;
2144         }
2145       }
2146     }
2147   }
2148   if (Ty->isFloatingPoint()) {
2149     if (ConstantFP *CFP = dyn_cast<ConstantFP>(I.getOperand(0)))
2150       if (CFP->isExactlyValue(ConstantFP::getNegativeZero(Ty)->getValueAPF())) {
2151         SDValue Op2 = getValue(I.getOperand(1));
2152         setValue(&I, DAG.getNode(ISD::FNEG, getCurDebugLoc(), 
2153                                  Op2.getValueType(), Op2));
2154         return;
2155       }
2156   }
2157
2158   visitBinary(I, Ty->isFPOrFPVector() ? ISD::FSUB : ISD::SUB);
2159 }
2160
2161 void SelectionDAGLowering::visitBinary(User &I, unsigned OpCode) {
2162   SDValue Op1 = getValue(I.getOperand(0));
2163   SDValue Op2 = getValue(I.getOperand(1));
2164
2165   setValue(&I, DAG.getNode(OpCode, getCurDebugLoc(), 
2166                            Op1.getValueType(), Op1, Op2));
2167 }
2168
2169 void SelectionDAGLowering::visitShift(User &I, unsigned Opcode) {
2170   SDValue Op1 = getValue(I.getOperand(0));
2171   SDValue Op2 = getValue(I.getOperand(1));
2172   if (!isa<VectorType>(I.getType())) {
2173     if (TLI.getPointerTy().bitsLT(Op2.getValueType()))
2174       Op2 = DAG.getNode(ISD::TRUNCATE, getCurDebugLoc(), 
2175                         TLI.getPointerTy(), Op2);
2176     else if (TLI.getPointerTy().bitsGT(Op2.getValueType()))
2177       Op2 = DAG.getNode(ISD::ANY_EXTEND, getCurDebugLoc(), 
2178                         TLI.getPointerTy(), Op2);
2179   }
2180
2181   setValue(&I, DAG.getNode(Opcode, getCurDebugLoc(), 
2182                            Op1.getValueType(), Op1, Op2));
2183 }
2184
2185 void SelectionDAGLowering::visitICmp(User &I) {
2186   ICmpInst::Predicate predicate = ICmpInst::BAD_ICMP_PREDICATE;
2187   if (ICmpInst *IC = dyn_cast<ICmpInst>(&I))
2188     predicate = IC->getPredicate();
2189   else if (ConstantExpr *IC = dyn_cast<ConstantExpr>(&I))
2190     predicate = ICmpInst::Predicate(IC->getPredicate());
2191   SDValue Op1 = getValue(I.getOperand(0));
2192   SDValue Op2 = getValue(I.getOperand(1));
2193   ISD::CondCode Opcode = getICmpCondCode(predicate);
2194   setValue(&I, DAG.getSetCC(MVT::i1, Op1, Op2, Opcode));
2195 }
2196
2197 void SelectionDAGLowering::visitFCmp(User &I) {
2198   FCmpInst::Predicate predicate = FCmpInst::BAD_FCMP_PREDICATE;
2199   if (FCmpInst *FC = dyn_cast<FCmpInst>(&I))
2200     predicate = FC->getPredicate();
2201   else if (ConstantExpr *FC = dyn_cast<ConstantExpr>(&I))
2202     predicate = FCmpInst::Predicate(FC->getPredicate());
2203   SDValue Op1 = getValue(I.getOperand(0));
2204   SDValue Op2 = getValue(I.getOperand(1));
2205   ISD::CondCode Condition = getFCmpCondCode(predicate);
2206   setValue(&I, DAG.getSetCC(MVT::i1, Op1, Op2, Condition));
2207 }
2208
2209 void SelectionDAGLowering::visitVICmp(User &I) {
2210   ICmpInst::Predicate predicate = ICmpInst::BAD_ICMP_PREDICATE;
2211   if (VICmpInst *IC = dyn_cast<VICmpInst>(&I))
2212     predicate = IC->getPredicate();
2213   else if (ConstantExpr *IC = dyn_cast<ConstantExpr>(&I))
2214     predicate = ICmpInst::Predicate(IC->getPredicate());
2215   SDValue Op1 = getValue(I.getOperand(0));
2216   SDValue Op2 = getValue(I.getOperand(1));
2217   ISD::CondCode Opcode = getICmpCondCode(predicate);
2218   setValue(&I, DAG.getVSetCC(Op1.getValueType(), Op1, Op2, Opcode));
2219 }
2220
2221 void SelectionDAGLowering::visitVFCmp(User &I) {
2222   FCmpInst::Predicate predicate = FCmpInst::BAD_FCMP_PREDICATE;
2223   if (VFCmpInst *FC = dyn_cast<VFCmpInst>(&I))
2224     predicate = FC->getPredicate();
2225   else if (ConstantExpr *FC = dyn_cast<ConstantExpr>(&I))
2226     predicate = FCmpInst::Predicate(FC->getPredicate());
2227   SDValue Op1 = getValue(I.getOperand(0));
2228   SDValue Op2 = getValue(I.getOperand(1));
2229   ISD::CondCode Condition = getFCmpCondCode(predicate);
2230   MVT DestVT = TLI.getValueType(I.getType());
2231
2232   setValue(&I, DAG.getVSetCC(DestVT, Op1, Op2, Condition));
2233 }
2234
2235 void SelectionDAGLowering::visitSelect(User &I) {
2236   SmallVector<MVT, 4> ValueVTs;
2237   ComputeValueVTs(TLI, I.getType(), ValueVTs);
2238   unsigned NumValues = ValueVTs.size();
2239   if (NumValues != 0) {
2240     SmallVector<SDValue, 4> Values(NumValues);
2241     SDValue Cond     = getValue(I.getOperand(0));
2242     SDValue TrueVal  = getValue(I.getOperand(1));
2243     SDValue FalseVal = getValue(I.getOperand(2));
2244
2245     for (unsigned i = 0; i != NumValues; ++i)
2246       Values[i] = DAG.getNode(ISD::SELECT, getCurDebugLoc(), 
2247                               TrueVal.getValueType(), Cond,
2248                               SDValue(TrueVal.getNode(), TrueVal.getResNo() + i),
2249                               SDValue(FalseVal.getNode(), FalseVal.getResNo() + i));
2250
2251     setValue(&I, DAG.getNode(ISD::MERGE_VALUES, getCurDebugLoc(), 
2252                              DAG.getVTList(&ValueVTs[0], NumValues),
2253                              &Values[0], NumValues));
2254   }
2255 }
2256
2257
2258 void SelectionDAGLowering::visitTrunc(User &I) {
2259   // TruncInst cannot be a no-op cast because sizeof(src) > sizeof(dest).
2260   SDValue N = getValue(I.getOperand(0));
2261   MVT DestVT = TLI.getValueType(I.getType());
2262   setValue(&I, DAG.getNode(ISD::TRUNCATE, getCurDebugLoc(), DestVT, N));
2263 }
2264
2265 void SelectionDAGLowering::visitZExt(User &I) {
2266   // ZExt cannot be a no-op cast because sizeof(src) < sizeof(dest).
2267   // ZExt also can't be a cast to bool for same reason. So, nothing much to do
2268   SDValue N = getValue(I.getOperand(0));
2269   MVT DestVT = TLI.getValueType(I.getType());
2270   setValue(&I, DAG.getNode(ISD::ZERO_EXTEND, getCurDebugLoc(), DestVT, N));
2271 }
2272
2273 void SelectionDAGLowering::visitSExt(User &I) {
2274   // SExt cannot be a no-op cast because sizeof(src) < sizeof(dest).
2275   // SExt also can't be a cast to bool for same reason. So, nothing much to do
2276   SDValue N = getValue(I.getOperand(0));
2277   MVT DestVT = TLI.getValueType(I.getType());
2278   setValue(&I, DAG.getNode(ISD::SIGN_EXTEND, getCurDebugLoc(), DestVT, N));
2279 }
2280
2281 void SelectionDAGLowering::visitFPTrunc(User &I) {
2282   // FPTrunc is never a no-op cast, no need to check
2283   SDValue N = getValue(I.getOperand(0));
2284   MVT DestVT = TLI.getValueType(I.getType());
2285   setValue(&I, DAG.getNode(ISD::FP_ROUND, getCurDebugLoc(), 
2286                            DestVT, N, DAG.getIntPtrConstant(0)));
2287 }
2288
2289 void SelectionDAGLowering::visitFPExt(User &I){
2290   // FPTrunc is never a no-op cast, no need to check
2291   SDValue N = getValue(I.getOperand(0));
2292   MVT DestVT = TLI.getValueType(I.getType());
2293   setValue(&I, DAG.getNode(ISD::FP_EXTEND, getCurDebugLoc(), DestVT, N));
2294 }
2295
2296 void SelectionDAGLowering::visitFPToUI(User &I) {
2297   // FPToUI is never a no-op cast, no need to check
2298   SDValue N = getValue(I.getOperand(0));
2299   MVT DestVT = TLI.getValueType(I.getType());
2300   setValue(&I, DAG.getNode(ISD::FP_TO_UINT, getCurDebugLoc(), DestVT, N));
2301 }
2302
2303 void SelectionDAGLowering::visitFPToSI(User &I) {
2304   // FPToSI is never a no-op cast, no need to check
2305   SDValue N = getValue(I.getOperand(0));
2306   MVT DestVT = TLI.getValueType(I.getType());
2307   setValue(&I, DAG.getNode(ISD::FP_TO_SINT, getCurDebugLoc(), DestVT, N));
2308 }
2309
2310 void SelectionDAGLowering::visitUIToFP(User &I) {
2311   // UIToFP is never a no-op cast, no need to check
2312   SDValue N = getValue(I.getOperand(0));
2313   MVT DestVT = TLI.getValueType(I.getType());
2314   setValue(&I, DAG.getNode(ISD::UINT_TO_FP, getCurDebugLoc(), DestVT, N));
2315 }
2316
2317 void SelectionDAGLowering::visitSIToFP(User &I){
2318   // SIToFP is never a no-op cast, no need to check
2319   SDValue N = getValue(I.getOperand(0));
2320   MVT DestVT = TLI.getValueType(I.getType());
2321   setValue(&I, DAG.getNode(ISD::SINT_TO_FP, getCurDebugLoc(), DestVT, N));
2322 }
2323
2324 void SelectionDAGLowering::visitPtrToInt(User &I) {
2325   // What to do depends on the size of the integer and the size of the pointer.
2326   // We can either truncate, zero extend, or no-op, accordingly.
2327   SDValue N = getValue(I.getOperand(0));
2328   MVT SrcVT = N.getValueType();
2329   MVT DestVT = TLI.getValueType(I.getType());
2330   SDValue Result;
2331   if (DestVT.bitsLT(SrcVT))
2332     Result = DAG.getNode(ISD::TRUNCATE, getCurDebugLoc(), DestVT, N);
2333   else
2334     // Note: ZERO_EXTEND can handle cases where the sizes are equal too
2335     Result = DAG.getNode(ISD::ZERO_EXTEND, getCurDebugLoc(), DestVT, N);
2336   setValue(&I, Result);
2337 }
2338
2339 void SelectionDAGLowering::visitIntToPtr(User &I) {
2340   // What to do depends on the size of the integer and the size of the pointer.
2341   // We can either truncate, zero extend, or no-op, accordingly.
2342   SDValue N = getValue(I.getOperand(0));
2343   MVT SrcVT = N.getValueType();
2344   MVT DestVT = TLI.getValueType(I.getType());
2345   if (DestVT.bitsLT(SrcVT))
2346     setValue(&I, DAG.getNode(ISD::TRUNCATE, getCurDebugLoc(), DestVT, N));
2347   else
2348     // Note: ZERO_EXTEND can handle cases where the sizes are equal too
2349     setValue(&I, DAG.getNode(ISD::ZERO_EXTEND, getCurDebugLoc(), 
2350                              DestVT, N));
2351 }
2352
2353 void SelectionDAGLowering::visitBitCast(User &I) {
2354   SDValue N = getValue(I.getOperand(0));
2355   MVT DestVT = TLI.getValueType(I.getType());
2356
2357   // BitCast assures us that source and destination are the same size so this
2358   // is either a BIT_CONVERT or a no-op.
2359   if (DestVT != N.getValueType())
2360     setValue(&I, DAG.getNode(ISD::BIT_CONVERT, getCurDebugLoc(), 
2361                              DestVT, N)); // convert types
2362   else
2363     setValue(&I, N); // noop cast.
2364 }
2365
2366 void SelectionDAGLowering::visitInsertElement(User &I) {
2367   SDValue InVec = getValue(I.getOperand(0));
2368   SDValue InVal = getValue(I.getOperand(1));
2369   SDValue InIdx = DAG.getNode(ISD::ZERO_EXTEND, getCurDebugLoc(), 
2370                                 TLI.getPointerTy(),
2371                                 getValue(I.getOperand(2)));
2372
2373   setValue(&I, DAG.getNode(ISD::INSERT_VECTOR_ELT, getCurDebugLoc(), 
2374                            TLI.getValueType(I.getType()),
2375                            InVec, InVal, InIdx));
2376 }
2377
2378 void SelectionDAGLowering::visitExtractElement(User &I) {
2379   SDValue InVec = getValue(I.getOperand(0));
2380   SDValue InIdx = DAG.getNode(ISD::ZERO_EXTEND, getCurDebugLoc(), 
2381                                 TLI.getPointerTy(),
2382                                 getValue(I.getOperand(1)));
2383   setValue(&I, DAG.getNode(ISD::EXTRACT_VECTOR_ELT, getCurDebugLoc(),
2384                            TLI.getValueType(I.getType()), InVec, InIdx));
2385 }
2386
2387
2388 // Utility for visitShuffleVector - Returns true if the mask is mask starting
2389 // from SIndx and increasing to the element length (undefs are allowed).
2390 static bool SequentialMask(SDValue Mask, unsigned SIndx) {
2391   unsigned MaskNumElts = Mask.getNumOperands();
2392   for (unsigned i = 0; i != MaskNumElts; ++i) {
2393     if (Mask.getOperand(i).getOpcode() != ISD::UNDEF) {
2394       unsigned Idx = cast<ConstantSDNode>(Mask.getOperand(i))->getZExtValue();
2395       if (Idx != i + SIndx)
2396         return false;
2397     }
2398   }
2399   return true;
2400 }
2401
2402 void SelectionDAGLowering::visitShuffleVector(User &I) {
2403   SDValue Src1 = getValue(I.getOperand(0));
2404   SDValue Src2 = getValue(I.getOperand(1));
2405   SDValue Mask = getValue(I.getOperand(2));
2406
2407   MVT VT = TLI.getValueType(I.getType());
2408   MVT SrcVT = Src1.getValueType();
2409   int MaskNumElts = Mask.getNumOperands();
2410   int SrcNumElts = SrcVT.getVectorNumElements();
2411
2412   if (SrcNumElts == MaskNumElts) {
2413     setValue(&I, DAG.getNode(ISD::VECTOR_SHUFFLE, getCurDebugLoc(), 
2414                              VT, Src1, Src2, Mask));
2415     return;
2416   }
2417
2418   // Normalize the shuffle vector since mask and vector length don't match.
2419   MVT MaskEltVT = Mask.getValueType().getVectorElementType();
2420
2421   if (SrcNumElts < MaskNumElts && MaskNumElts % SrcNumElts == 0) {
2422     // Mask is longer than the source vectors and is a multiple of the source
2423     // vectors.  We can use concatenate vector to make the mask and vectors
2424     // lengths match.
2425     if (SrcNumElts*2 == MaskNumElts && SequentialMask(Mask, 0)) {
2426       // The shuffle is concatenating two vectors together.
2427       setValue(&I, DAG.getNode(ISD::CONCAT_VECTORS, getCurDebugLoc(), 
2428                                VT, Src1, Src2));
2429       return;
2430     }
2431
2432     // Pad both vectors with undefs to make them the same length as the mask.
2433     unsigned NumConcat = MaskNumElts / SrcNumElts;
2434     SDValue UndefVal = DAG.getNode(ISD::UNDEF, getCurDebugLoc(), SrcVT);
2435
2436     SDValue* MOps1 = new SDValue[NumConcat];
2437     SDValue* MOps2 = new SDValue[NumConcat];
2438     MOps1[0] = Src1;
2439     MOps2[0] = Src2;
2440     for (unsigned i = 1; i != NumConcat; ++i) {
2441       MOps1[i] = UndefVal;
2442       MOps2[i] = UndefVal;
2443     }
2444     Src1 = DAG.getNode(ISD::CONCAT_VECTORS, getCurDebugLoc(), 
2445                        VT, MOps1, NumConcat);
2446     Src2 = DAG.getNode(ISD::CONCAT_VECTORS, getCurDebugLoc(), 
2447                        VT, MOps2, NumConcat);
2448
2449     delete [] MOps1;
2450     delete [] MOps2;
2451
2452     // Readjust mask for new input vector length.
2453     SmallVector<SDValue, 8> MappedOps;
2454     for (int i = 0; i != MaskNumElts; ++i) {
2455       if (Mask.getOperand(i).getOpcode() == ISD::UNDEF) {
2456         MappedOps.push_back(Mask.getOperand(i));
2457       } else {
2458         int Idx = cast<ConstantSDNode>(Mask.getOperand(i))->getZExtValue();
2459         if (Idx < SrcNumElts)
2460           MappedOps.push_back(DAG.getConstant(Idx, MaskEltVT));
2461         else
2462           MappedOps.push_back(DAG.getConstant(Idx + MaskNumElts - SrcNumElts,
2463                                               MaskEltVT));
2464       }
2465     }
2466     Mask = DAG.getNode(ISD::BUILD_VECTOR, getCurDebugLoc(), 
2467                        Mask.getValueType(),
2468                        &MappedOps[0], MappedOps.size());
2469
2470     setValue(&I, DAG.getNode(ISD::VECTOR_SHUFFLE, getCurDebugLoc(), 
2471                              VT, Src1, Src2, Mask));
2472     return;
2473   }
2474
2475   if (SrcNumElts > MaskNumElts) {
2476     // Resulting vector is shorter than the incoming vector.
2477     if (SrcNumElts == MaskNumElts && SequentialMask(Mask,0)) {
2478       // Shuffle extracts 1st vector.
2479       setValue(&I, Src1);
2480       return;
2481     }
2482
2483     if (SrcNumElts == MaskNumElts && SequentialMask(Mask,MaskNumElts)) {
2484       // Shuffle extracts 2nd vector.
2485       setValue(&I, Src2);
2486       return;
2487     }
2488
2489     // Analyze the access pattern of the vector to see if we can extract
2490     // two subvectors and do the shuffle. The analysis is done by calculating
2491     // the range of elements the mask access on both vectors.
2492     int MinRange[2] = { SrcNumElts+1, SrcNumElts+1};
2493     int MaxRange[2] = {-1, -1};
2494
2495     for (int i = 0; i != MaskNumElts; ++i) {
2496       SDValue Arg = Mask.getOperand(i);
2497       if (Arg.getOpcode() != ISD::UNDEF) {
2498         assert(isa<ConstantSDNode>(Arg) && "Invalid VECTOR_SHUFFLE mask!");
2499         int Idx = cast<ConstantSDNode>(Arg)->getZExtValue();
2500         int Input = 0;
2501         if (Idx >= SrcNumElts) {
2502           Input = 1;
2503           Idx -= SrcNumElts;
2504         }
2505         if (Idx > MaxRange[Input])
2506           MaxRange[Input] = Idx;
2507         if (Idx < MinRange[Input])
2508           MinRange[Input] = Idx;
2509       }
2510     }
2511
2512     // Check if the access is smaller than the vector size and can we find
2513     // a reasonable extract index.
2514     int RangeUse[2] = { 2, 2 };  // 0 = Unused, 1 = Extract, 2 = Can not Extract.
2515     int StartIdx[2];  // StartIdx to extract from
2516     for (int Input=0; Input < 2; ++Input) {
2517       if (MinRange[Input] == SrcNumElts+1 && MaxRange[Input] == -1) {
2518         RangeUse[Input] = 0; // Unused
2519         StartIdx[Input] = 0;
2520       } else if (MaxRange[Input] - MinRange[Input] < MaskNumElts) {
2521         // Fits within range but we should see if we can find a good
2522         // start index that is a multiple of the mask length.
2523         if (MaxRange[Input] < MaskNumElts) {
2524           RangeUse[Input] = 1; // Extract from beginning of the vector
2525           StartIdx[Input] = 0;
2526         } else {
2527           StartIdx[Input] = (MinRange[Input]/MaskNumElts)*MaskNumElts;
2528           if (MaxRange[Input] - StartIdx[Input] < MaskNumElts &&
2529               StartIdx[Input] + MaskNumElts < SrcNumElts)
2530             RangeUse[Input] = 1; // Extract from a multiple of the mask length.
2531         }
2532       }
2533     }
2534
2535     if (RangeUse[0] == 0 && RangeUse[0] == 0) {
2536       setValue(&I, DAG.getNode(ISD::UNDEF, 
2537                           getCurDebugLoc(), VT));  // Vectors are not used.
2538       return;
2539     }
2540     else if (RangeUse[0] < 2 && RangeUse[1] < 2) {
2541       // Extract appropriate subvector and generate a vector shuffle
2542       for (int Input=0; Input < 2; ++Input) {
2543         SDValue& Src = Input == 0 ? Src1 : Src2;
2544         if (RangeUse[Input] == 0) {
2545           Src = DAG.getNode(ISD::UNDEF, getCurDebugLoc(), VT);
2546         } else {
2547           Src = DAG.getNode(ISD::EXTRACT_SUBVECTOR, getCurDebugLoc(), VT,
2548                             Src, DAG.getIntPtrConstant(StartIdx[Input]));
2549         }
2550       }
2551       // Calculate new mask.
2552       SmallVector<SDValue, 8> MappedOps;
2553       for (int i = 0; i != MaskNumElts; ++i) {
2554         SDValue Arg = Mask.getOperand(i);
2555         if (Arg.getOpcode() == ISD::UNDEF) {
2556           MappedOps.push_back(Arg);
2557         } else {
2558           int Idx = cast<ConstantSDNode>(Arg)->getZExtValue();
2559           if (Idx < SrcNumElts)
2560             MappedOps.push_back(DAG.getConstant(Idx - StartIdx[0], MaskEltVT));
2561           else {
2562             Idx = Idx - SrcNumElts - StartIdx[1] + MaskNumElts;
2563             MappedOps.push_back(DAG.getConstant(Idx, MaskEltVT));
2564           }
2565         }
2566       }
2567       Mask = DAG.getNode(ISD::BUILD_VECTOR, getCurDebugLoc(), 
2568                          Mask.getValueType(),
2569                          &MappedOps[0], MappedOps.size());
2570       setValue(&I, DAG.getNode(ISD::VECTOR_SHUFFLE, getCurDebugLoc(), 
2571                                VT, Src1, Src2, Mask));
2572       return;
2573     }
2574   }
2575
2576   // We can't use either concat vectors or extract subvectors so fall back to
2577   // replacing the shuffle with extract and build vector.
2578   // to insert and build vector.
2579   MVT EltVT = VT.getVectorElementType();
2580   MVT PtrVT = TLI.getPointerTy();
2581   SmallVector<SDValue,8> Ops;
2582   for (int i = 0; i != MaskNumElts; ++i) {
2583     SDValue Arg = Mask.getOperand(i);
2584     if (Arg.getOpcode() == ISD::UNDEF) {
2585       Ops.push_back(DAG.getNode(ISD::UNDEF, getCurDebugLoc(), EltVT));
2586     } else {
2587       assert(isa<ConstantSDNode>(Arg) && "Invalid VECTOR_SHUFFLE mask!");
2588       int Idx = cast<ConstantSDNode>(Arg)->getZExtValue();
2589       if (Idx < SrcNumElts)
2590         Ops.push_back(DAG.getNode(ISD::EXTRACT_VECTOR_ELT, getCurDebugLoc(),
2591                                   EltVT, Src1, DAG.getConstant(Idx, PtrVT)));
2592       else
2593         Ops.push_back(DAG.getNode(ISD::EXTRACT_VECTOR_ELT, getCurDebugLoc(),
2594                                   EltVT, Src2, 
2595                                   DAG.getConstant(Idx - SrcNumElts, PtrVT)));
2596     }
2597   }
2598   setValue(&I, DAG.getNode(ISD::BUILD_VECTOR, getCurDebugLoc(), 
2599                            VT, &Ops[0], Ops.size()));
2600 }
2601
2602 void SelectionDAGLowering::visitInsertValue(InsertValueInst &I) {
2603   const Value *Op0 = I.getOperand(0);
2604   const Value *Op1 = I.getOperand(1);
2605   const Type *AggTy = I.getType();
2606   const Type *ValTy = Op1->getType();
2607   bool IntoUndef = isa<UndefValue>(Op0);
2608   bool FromUndef = isa<UndefValue>(Op1);
2609
2610   unsigned LinearIndex = ComputeLinearIndex(TLI, AggTy,
2611                                             I.idx_begin(), I.idx_end());
2612
2613   SmallVector<MVT, 4> AggValueVTs;
2614   ComputeValueVTs(TLI, AggTy, AggValueVTs);
2615   SmallVector<MVT, 4> ValValueVTs;
2616   ComputeValueVTs(TLI, ValTy, ValValueVTs);
2617
2618   unsigned NumAggValues = AggValueVTs.size();
2619   unsigned NumValValues = ValValueVTs.size();
2620   SmallVector<SDValue, 4> Values(NumAggValues);
2621
2622   SDValue Agg = getValue(Op0);
2623   SDValue Val = getValue(Op1);
2624   unsigned i = 0;
2625   // Copy the beginning value(s) from the original aggregate.
2626   for (; i != LinearIndex; ++i)
2627     Values[i] = IntoUndef ? DAG.getNode(ISD::UNDEF, getCurDebugLoc(), 
2628                                         AggValueVTs[i]) :
2629                 SDValue(Agg.getNode(), Agg.getResNo() + i);
2630   // Copy values from the inserted value(s).
2631   for (; i != LinearIndex + NumValValues; ++i)
2632     Values[i] = FromUndef ? DAG.getNode(ISD::UNDEF, getCurDebugLoc(), 
2633                                         AggValueVTs[i]) :
2634                 SDValue(Val.getNode(), Val.getResNo() + i - LinearIndex);
2635   // Copy remaining value(s) from the original aggregate.
2636   for (; i != NumAggValues; ++i)
2637     Values[i] = IntoUndef ? DAG.getNode(ISD::UNDEF, getCurDebugLoc(), 
2638                                         AggValueVTs[i]) :
2639                 SDValue(Agg.getNode(), Agg.getResNo() + i);
2640
2641   setValue(&I, DAG.getNode(ISD::MERGE_VALUES, getCurDebugLoc(), 
2642                            DAG.getVTList(&AggValueVTs[0], NumAggValues),
2643                            &Values[0], NumAggValues));
2644 }
2645
2646 void SelectionDAGLowering::visitExtractValue(ExtractValueInst &I) {
2647   const Value *Op0 = I.getOperand(0);
2648   const Type *AggTy = Op0->getType();
2649   const Type *ValTy = I.getType();
2650   bool OutOfUndef = isa<UndefValue>(Op0);
2651
2652   unsigned LinearIndex = ComputeLinearIndex(TLI, AggTy,
2653                                             I.idx_begin(), I.idx_end());
2654
2655   SmallVector<MVT, 4> ValValueVTs;
2656   ComputeValueVTs(TLI, ValTy, ValValueVTs);
2657
2658   unsigned NumValValues = ValValueVTs.size();
2659   SmallVector<SDValue, 4> Values(NumValValues);
2660
2661   SDValue Agg = getValue(Op0);
2662   // Copy out the selected value(s).
2663   for (unsigned i = LinearIndex; i != LinearIndex + NumValValues; ++i)
2664     Values[i - LinearIndex] =
2665       OutOfUndef ?
2666         DAG.getNode(ISD::UNDEF, getCurDebugLoc(), 
2667                     Agg.getNode()->getValueType(Agg.getResNo() + i)) :
2668         SDValue(Agg.getNode(), Agg.getResNo() + i);
2669
2670   setValue(&I, DAG.getNode(ISD::MERGE_VALUES, getCurDebugLoc(), 
2671                            DAG.getVTList(&ValValueVTs[0], NumValValues),
2672                            &Values[0], NumValValues));
2673 }
2674
2675
2676 void SelectionDAGLowering::visitGetElementPtr(User &I) {
2677   SDValue N = getValue(I.getOperand(0));
2678   const Type *Ty = I.getOperand(0)->getType();
2679
2680   for (GetElementPtrInst::op_iterator OI = I.op_begin()+1, E = I.op_end();
2681        OI != E; ++OI) {
2682     Value *Idx = *OI;
2683     if (const StructType *StTy = dyn_cast<StructType>(Ty)) {
2684       unsigned Field = cast<ConstantInt>(Idx)->getZExtValue();
2685       if (Field) {
2686         // N = N + Offset
2687         uint64_t Offset = TD->getStructLayout(StTy)->getElementOffset(Field);
2688         N = DAG.getNode(ISD::ADD, getCurDebugLoc(), N.getValueType(), N,
2689                         DAG.getIntPtrConstant(Offset));
2690       }
2691       Ty = StTy->getElementType(Field);
2692     } else {
2693       Ty = cast<SequentialType>(Ty)->getElementType();
2694
2695       // If this is a constant subscript, handle it quickly.
2696       if (ConstantInt *CI = dyn_cast<ConstantInt>(Idx)) {
2697         if (CI->getZExtValue() == 0) continue;
2698         uint64_t Offs =
2699             TD->getTypePaddedSize(Ty)*cast<ConstantInt>(CI)->getSExtValue();
2700         N = DAG.getNode(ISD::ADD, getCurDebugLoc(), N.getValueType(), N,
2701                         DAG.getIntPtrConstant(Offs));
2702         continue;
2703       }
2704
2705       // N = N + Idx * ElementSize;
2706       uint64_t ElementSize = TD->getTypePaddedSize(Ty);
2707       SDValue IdxN = getValue(Idx);
2708
2709       // If the index is smaller or larger than intptr_t, truncate or extend
2710       // it.
2711       if (IdxN.getValueType().bitsLT(N.getValueType()))
2712         IdxN = DAG.getNode(ISD::SIGN_EXTEND, getCurDebugLoc(), 
2713                            N.getValueType(), IdxN);
2714       else if (IdxN.getValueType().bitsGT(N.getValueType()))
2715         IdxN = DAG.getNode(ISD::TRUNCATE, getCurDebugLoc(), 
2716                            N.getValueType(), IdxN);
2717
2718       // If this is a multiply by a power of two, turn it into a shl
2719       // immediately.  This is a very common case.
2720       if (ElementSize != 1) {
2721         if (isPowerOf2_64(ElementSize)) {
2722           unsigned Amt = Log2_64(ElementSize);
2723           IdxN = DAG.getNode(ISD::SHL, getCurDebugLoc(), 
2724                              N.getValueType(), IdxN,
2725                              DAG.getConstant(Amt, TLI.getPointerTy()));
2726         } else {
2727           SDValue Scale = DAG.getIntPtrConstant(ElementSize);
2728           IdxN = DAG.getNode(ISD::MUL, getCurDebugLoc(), 
2729                              N.getValueType(), IdxN, Scale);
2730         }
2731       }
2732
2733       N = DAG.getNode(ISD::ADD, getCurDebugLoc(), 
2734                       N.getValueType(), N, IdxN);
2735     }
2736   }
2737   setValue(&I, N);
2738 }
2739
2740 void SelectionDAGLowering::visitAlloca(AllocaInst &I) {
2741   // If this is a fixed sized alloca in the entry block of the function,
2742   // allocate it statically on the stack.
2743   if (FuncInfo.StaticAllocaMap.count(&I))
2744     return;   // getValue will auto-populate this.
2745
2746   const Type *Ty = I.getAllocatedType();
2747   uint64_t TySize = TLI.getTargetData()->getTypePaddedSize(Ty);
2748   unsigned Align =
2749     std::max((unsigned)TLI.getTargetData()->getPrefTypeAlignment(Ty),
2750              I.getAlignment());
2751
2752   SDValue AllocSize = getValue(I.getArraySize());
2753   MVT IntPtr = TLI.getPointerTy();
2754   if (IntPtr.bitsLT(AllocSize.getValueType()))
2755     AllocSize = DAG.getNode(ISD::TRUNCATE, getCurDebugLoc(), 
2756                             IntPtr, AllocSize);
2757   else if (IntPtr.bitsGT(AllocSize.getValueType()))
2758     AllocSize = DAG.getNode(ISD::ZERO_EXTEND, getCurDebugLoc(), 
2759                             IntPtr, AllocSize);
2760
2761   AllocSize = DAG.getNode(ISD::MUL, getCurDebugLoc(), IntPtr, AllocSize,
2762                           DAG.getIntPtrConstant(TySize));
2763
2764   // Handle alignment.  If the requested alignment is less than or equal to
2765   // the stack alignment, ignore it.  If the size is greater than or equal to
2766   // the stack alignment, we note this in the DYNAMIC_STACKALLOC node.
2767   unsigned StackAlign =
2768     TLI.getTargetMachine().getFrameInfo()->getStackAlignment();
2769   if (Align <= StackAlign)
2770     Align = 0;
2771
2772   // Round the size of the allocation up to the stack alignment size
2773   // by add SA-1 to the size.
2774   AllocSize = DAG.getNode(ISD::ADD, getCurDebugLoc(), 
2775                           AllocSize.getValueType(), AllocSize,
2776                           DAG.getIntPtrConstant(StackAlign-1));
2777   // Mask out the low bits for alignment purposes.
2778   AllocSize = DAG.getNode(ISD::AND, getCurDebugLoc(), 
2779                           AllocSize.getValueType(), AllocSize,
2780                           DAG.getIntPtrConstant(~(uint64_t)(StackAlign-1)));
2781
2782   SDValue Ops[] = { getRoot(), AllocSize, DAG.getIntPtrConstant(Align) };
2783   const MVT *VTs = DAG.getNodeValueTypes(AllocSize.getValueType(),
2784                                                     MVT::Other);
2785   SDValue DSA = DAG.getNode(ISD::DYNAMIC_STACKALLOC, getCurDebugLoc(), 
2786                             VTs, 2, Ops, 3);
2787   setValue(&I, DSA);
2788   DAG.setRoot(DSA.getValue(1));
2789
2790   // Inform the Frame Information that we have just allocated a variable-sized
2791   // object.
2792   CurMBB->getParent()->getFrameInfo()->CreateVariableSizedObject();
2793 }
2794
2795 void SelectionDAGLowering::visitLoad(LoadInst &I) {
2796   const Value *SV = I.getOperand(0);
2797   SDValue Ptr = getValue(SV);
2798
2799   const Type *Ty = I.getType();
2800   bool isVolatile = I.isVolatile();
2801   unsigned Alignment = I.getAlignment();
2802
2803   SmallVector<MVT, 4> ValueVTs;
2804   SmallVector<uint64_t, 4> Offsets;
2805   ComputeValueVTs(TLI, Ty, ValueVTs, &Offsets);
2806   unsigned NumValues = ValueVTs.size();
2807   if (NumValues == 0)
2808     return;
2809
2810   SDValue Root;
2811   bool ConstantMemory = false;
2812   if (I.isVolatile())
2813     // Serialize volatile loads with other side effects.
2814     Root = getRoot();
2815   else if (AA->pointsToConstantMemory(SV)) {
2816     // Do not serialize (non-volatile) loads of constant memory with anything.
2817     Root = DAG.getEntryNode();
2818     ConstantMemory = true;
2819   } else {
2820     // Do not serialize non-volatile loads against each other.
2821     Root = DAG.getRoot();
2822   }
2823
2824   SmallVector<SDValue, 4> Values(NumValues);
2825   SmallVector<SDValue, 4> Chains(NumValues);
2826   MVT PtrVT = Ptr.getValueType();
2827   for (unsigned i = 0; i != NumValues; ++i) {
2828     SDValue L = DAG.getLoad(ValueVTs[i], getCurDebugLoc(), Root,
2829                               DAG.getNode(ISD::ADD, getCurDebugLoc(), 
2830                                           PtrVT, Ptr,
2831                                           DAG.getConstant(Offsets[i], PtrVT)),
2832                               SV, Offsets[i],
2833                               isVolatile, Alignment);
2834     Values[i] = L;
2835     Chains[i] = L.getValue(1);
2836   }
2837
2838   if (!ConstantMemory) {
2839     SDValue Chain = DAG.getNode(ISD::TokenFactor, getCurDebugLoc(), 
2840                                   MVT::Other,
2841                                   &Chains[0], NumValues);
2842     if (isVolatile)
2843       DAG.setRoot(Chain);
2844     else
2845       PendingLoads.push_back(Chain);
2846   }
2847
2848   setValue(&I, DAG.getNode(ISD::MERGE_VALUES, getCurDebugLoc(), 
2849                            DAG.getVTList(&ValueVTs[0], NumValues),
2850                            &Values[0], NumValues));
2851 }
2852
2853
2854 void SelectionDAGLowering::visitStore(StoreInst &I) {
2855   Value *SrcV = I.getOperand(0);
2856   Value *PtrV = I.getOperand(1);
2857
2858   SmallVector<MVT, 4> ValueVTs;
2859   SmallVector<uint64_t, 4> Offsets;
2860   ComputeValueVTs(TLI, SrcV->getType(), ValueVTs, &Offsets);
2861   unsigned NumValues = ValueVTs.size();
2862   if (NumValues == 0)
2863     return;
2864
2865   // Get the lowered operands. Note that we do this after
2866   // checking if NumResults is zero, because with zero results
2867   // the operands won't have values in the map.
2868   SDValue Src = getValue(SrcV);
2869   SDValue Ptr = getValue(PtrV);
2870
2871   SDValue Root = getRoot();
2872   SmallVector<SDValue, 4> Chains(NumValues);
2873   MVT PtrVT = Ptr.getValueType();
2874   bool isVolatile = I.isVolatile();
2875   unsigned Alignment = I.getAlignment();
2876   for (unsigned i = 0; i != NumValues; ++i)
2877     Chains[i] = DAG.getStore(Root, getCurDebugLoc(),
2878                              SDValue(Src.getNode(), Src.getResNo() + i),
2879                              DAG.getNode(ISD::ADD, getCurDebugLoc(), 
2880                                          PtrVT, Ptr,
2881                                          DAG.getConstant(Offsets[i], PtrVT)),
2882                              PtrV, Offsets[i],
2883                              isVolatile, Alignment);
2884
2885   DAG.setRoot(DAG.getNode(ISD::TokenFactor, getCurDebugLoc(), 
2886                           MVT::Other, &Chains[0], NumValues));
2887 }
2888
2889 /// visitTargetIntrinsic - Lower a call of a target intrinsic to an INTRINSIC
2890 /// node.
2891 void SelectionDAGLowering::visitTargetIntrinsic(CallInst &I,
2892                                                 unsigned Intrinsic) {
2893   bool HasChain = !I.doesNotAccessMemory();
2894   bool OnlyLoad = HasChain && I.onlyReadsMemory();
2895
2896   // Build the operand list.
2897   SmallVector<SDValue, 8> Ops;
2898   if (HasChain) {  // If this intrinsic has side-effects, chainify it.
2899     if (OnlyLoad) {
2900       // We don't need to serialize loads against other loads.
2901       Ops.push_back(DAG.getRoot());
2902     } else {
2903       Ops.push_back(getRoot());
2904     }
2905   }
2906
2907   // Info is set by getTgtMemInstrinsic
2908   TargetLowering::IntrinsicInfo Info;
2909   bool IsTgtIntrinsic = TLI.getTgtMemIntrinsic(Info, I, Intrinsic);
2910
2911   // Add the intrinsic ID as an integer operand if it's not a target intrinsic.
2912   if (!IsTgtIntrinsic)
2913     Ops.push_back(DAG.getConstant(Intrinsic, TLI.getPointerTy()));
2914
2915   // Add all operands of the call to the operand list.
2916   for (unsigned i = 1, e = I.getNumOperands(); i != e; ++i) {
2917     SDValue Op = getValue(I.getOperand(i));
2918     assert(TLI.isTypeLegal(Op.getValueType()) &&
2919            "Intrinsic uses a non-legal type?");
2920     Ops.push_back(Op);
2921   }
2922
2923   std::vector<MVT> VTs;
2924   if (I.getType() != Type::VoidTy) {
2925     MVT VT = TLI.getValueType(I.getType());
2926     if (VT.isVector()) {
2927       const VectorType *DestTy = cast<VectorType>(I.getType());
2928       MVT EltVT = TLI.getValueType(DestTy->getElementType());
2929
2930       VT = MVT::getVectorVT(EltVT, DestTy->getNumElements());
2931       assert(VT != MVT::Other && "Intrinsic uses a non-legal type?");
2932     }
2933
2934     assert(TLI.isTypeLegal(VT) && "Intrinsic uses a non-legal type?");
2935     VTs.push_back(VT);
2936   }
2937   if (HasChain)
2938     VTs.push_back(MVT::Other);
2939
2940   const MVT *VTList = DAG.getNodeValueTypes(VTs);
2941
2942   // Create the node.
2943   SDValue Result;
2944   if (IsTgtIntrinsic) {
2945     // This is target intrinsic that touches memory
2946     Result = DAG.getMemIntrinsicNode(Info.opc, getCurDebugLoc(),
2947                                      VTList, VTs.size(),
2948                                      &Ops[0], Ops.size(),
2949                                      Info.memVT, Info.ptrVal, Info.offset,
2950                                      Info.align, Info.vol,
2951                                      Info.readMem, Info.writeMem);
2952   }
2953   else if (!HasChain)
2954     Result = DAG.getNode(ISD::INTRINSIC_WO_CHAIN, getCurDebugLoc(), 
2955                          VTList, VTs.size(),
2956                          &Ops[0], Ops.size());
2957   else if (I.getType() != Type::VoidTy)
2958     Result = DAG.getNode(ISD::INTRINSIC_W_CHAIN, getCurDebugLoc(), 
2959                          VTList, VTs.size(),
2960                          &Ops[0], Ops.size());
2961   else
2962     Result = DAG.getNode(ISD::INTRINSIC_VOID, getCurDebugLoc(), 
2963                          VTList, VTs.size(),
2964                          &Ops[0], Ops.size());
2965
2966   if (HasChain) {
2967     SDValue Chain = Result.getValue(Result.getNode()->getNumValues()-1);
2968     if (OnlyLoad)
2969       PendingLoads.push_back(Chain);
2970     else
2971       DAG.setRoot(Chain);
2972   }
2973   if (I.getType() != Type::VoidTy) {
2974     if (const VectorType *PTy = dyn_cast<VectorType>(I.getType())) {
2975       MVT VT = TLI.getValueType(PTy);
2976       Result = DAG.getNode(ISD::BIT_CONVERT, getCurDebugLoc(), VT, Result);
2977     }
2978     setValue(&I, Result);
2979   }
2980 }
2981
2982 /// ExtractTypeInfo - Returns the type info, possibly bitcast, encoded in V.
2983 static GlobalVariable *ExtractTypeInfo(Value *V) {
2984   V = V->stripPointerCasts();
2985   GlobalVariable *GV = dyn_cast<GlobalVariable>(V);
2986   assert ((GV || isa<ConstantPointerNull>(V)) &&
2987           "TypeInfo must be a global variable or NULL");
2988   return GV;
2989 }
2990
2991 namespace llvm {
2992
2993 /// AddCatchInfo - Extract the personality and type infos from an eh.selector
2994 /// call, and add them to the specified machine basic block.
2995 void AddCatchInfo(CallInst &I, MachineModuleInfo *MMI,
2996                   MachineBasicBlock *MBB) {
2997   // Inform the MachineModuleInfo of the personality for this landing pad.
2998   ConstantExpr *CE = cast<ConstantExpr>(I.getOperand(2));
2999   assert(CE->getOpcode() == Instruction::BitCast &&
3000          isa<Function>(CE->getOperand(0)) &&
3001          "Personality should be a function");
3002   MMI->addPersonality(MBB, cast<Function>(CE->getOperand(0)));
3003
3004   // Gather all the type infos for this landing pad and pass them along to
3005   // MachineModuleInfo.
3006   std::vector<GlobalVariable *> TyInfo;
3007   unsigned N = I.getNumOperands();
3008
3009   for (unsigned i = N - 1; i > 2; --i) {
3010     if (ConstantInt *CI = dyn_cast<ConstantInt>(I.getOperand(i))) {
3011       unsigned FilterLength = CI->getZExtValue();
3012       unsigned FirstCatch = i + FilterLength + !FilterLength;
3013       assert (FirstCatch <= N && "Invalid filter length");
3014
3015       if (FirstCatch < N) {
3016         TyInfo.reserve(N - FirstCatch);
3017         for (unsigned j = FirstCatch; j < N; ++j)
3018           TyInfo.push_back(ExtractTypeInfo(I.getOperand(j)));
3019         MMI->addCatchTypeInfo(MBB, TyInfo);
3020         TyInfo.clear();
3021       }
3022
3023       if (!FilterLength) {
3024         // Cleanup.
3025         MMI->addCleanup(MBB);
3026       } else {
3027         // Filter.
3028         TyInfo.reserve(FilterLength - 1);
3029         for (unsigned j = i + 1; j < FirstCatch; ++j)
3030           TyInfo.push_back(ExtractTypeInfo(I.getOperand(j)));
3031         MMI->addFilterTypeInfo(MBB, TyInfo);
3032         TyInfo.clear();
3033       }
3034
3035       N = i;
3036     }
3037   }
3038
3039   if (N > 3) {
3040     TyInfo.reserve(N - 3);
3041     for (unsigned j = 3; j < N; ++j)
3042       TyInfo.push_back(ExtractTypeInfo(I.getOperand(j)));
3043     MMI->addCatchTypeInfo(MBB, TyInfo);
3044   }
3045 }
3046
3047 }
3048
3049 /// GetSignificand - Get the significand and build it into a floating-point
3050 /// number with exponent of 1:
3051 ///
3052 ///   Op = (Op & 0x007fffff) | 0x3f800000;
3053 ///
3054 /// where Op is the hexidecimal representation of floating point value.
3055 static SDValue
3056 GetSignificand(SelectionDAG &DAG, SDValue Op, DebugLoc dl) {
3057   SDValue t1 = DAG.getNode(ISD::AND, dl, MVT::i32, Op,
3058                            DAG.getConstant(0x007fffff, MVT::i32));
3059   SDValue t2 = DAG.getNode(ISD::OR, dl, MVT::i32, t1,
3060                            DAG.getConstant(0x3f800000, MVT::i32));
3061   return DAG.getNode(ISD::BIT_CONVERT, dl, MVT::f32, t2);
3062 }
3063
3064 /// GetExponent - Get the exponent:
3065 ///
3066 ///   (float)(int)(((Op & 0x7f800000) >> 23) - 127);
3067 ///
3068 /// where Op is the hexidecimal representation of floating point value.
3069 static SDValue
3070 GetExponent(SelectionDAG &DAG, SDValue Op, const TargetLowering &TLI,
3071             DebugLoc dl) {
3072   SDValue t0 = DAG.getNode(ISD::AND, dl, MVT::i32, Op,
3073                            DAG.getConstant(0x7f800000, MVT::i32));
3074   SDValue t1 = DAG.getNode(ISD::SRL, dl, MVT::i32, t0,
3075                            DAG.getConstant(23, TLI.getPointerTy()));
3076   SDValue t2 = DAG.getNode(ISD::SUB, dl, MVT::i32, t1,
3077                            DAG.getConstant(127, MVT::i32));
3078   return DAG.getNode(ISD::SINT_TO_FP, dl, MVT::f32, t2);
3079 }
3080
3081 /// getF32Constant - Get 32-bit floating point constant.
3082 static SDValue
3083 getF32Constant(SelectionDAG &DAG, unsigned Flt) {
3084   return DAG.getConstantFP(APFloat(APInt(32, Flt)), MVT::f32);
3085 }
3086
3087 /// Inlined utility function to implement binary input atomic intrinsics for
3088 /// visitIntrinsicCall: I is a call instruction
3089 ///                     Op is the associated NodeType for I
3090 const char *
3091 SelectionDAGLowering::implVisitBinaryAtomic(CallInst& I, ISD::NodeType Op) {
3092   SDValue Root = getRoot();
3093   SDValue L =
3094     DAG.getAtomic(Op, getCurDebugLoc(),
3095                   getValue(I.getOperand(2)).getValueType().getSimpleVT(),
3096                   Root,
3097                   getValue(I.getOperand(1)),
3098                   getValue(I.getOperand(2)),
3099                   I.getOperand(1));
3100   setValue(&I, L);
3101   DAG.setRoot(L.getValue(1));
3102   return 0;
3103 }
3104
3105 // implVisitAluOverflow - Lower arithmetic overflow instrinsics.
3106 const char *
3107 SelectionDAGLowering::implVisitAluOverflow(CallInst &I, ISD::NodeType Op) {
3108   SDValue Op1 = getValue(I.getOperand(1));
3109   SDValue Op2 = getValue(I.getOperand(2));
3110
3111   MVT ValueVTs[] = { Op1.getValueType(), MVT::i1 };
3112   SDValue Ops[] = { Op1, Op2 };
3113
3114   SDValue Result = DAG.getNode(Op, getCurDebugLoc(), 
3115                                DAG.getVTList(&ValueVTs[0], 2), &Ops[0], 2);
3116
3117   setValue(&I, Result);
3118   return 0;
3119 }
3120
3121 /// visitExp - Lower an exp intrinsic. Handles the special sequences for
3122 /// limited-precision mode.
3123 void
3124 SelectionDAGLowering::visitExp(CallInst &I) {
3125   SDValue result;
3126   DebugLoc dl = getCurDebugLoc();
3127
3128   if (getValue(I.getOperand(1)).getValueType() == MVT::f32 &&
3129       LimitFloatPrecision > 0 && LimitFloatPrecision <= 18) {
3130     SDValue Op = getValue(I.getOperand(1));
3131
3132     // Put the exponent in the right bit position for later addition to the
3133     // final result:
3134     //
3135     //   #define LOG2OFe 1.4426950f
3136     //   IntegerPartOfX = ((int32_t)(X * LOG2OFe));
3137     SDValue t0 = DAG.getNode(ISD::FMUL, dl, MVT::f32, Op,
3138                              getF32Constant(DAG, 0x3fb8aa3b));
3139     SDValue IntegerPartOfX = DAG.getNode(ISD::FP_TO_SINT, dl, MVT::i32, t0);
3140
3141     //   FractionalPartOfX = (X * LOG2OFe) - (float)IntegerPartOfX;
3142     SDValue t1 = DAG.getNode(ISD::SINT_TO_FP, dl, MVT::f32, IntegerPartOfX);
3143     SDValue X = DAG.getNode(ISD::FSUB, dl, MVT::f32, t0, t1);
3144
3145     //   IntegerPartOfX <<= 23;
3146     IntegerPartOfX = DAG.getNode(ISD::SHL, dl, MVT::i32, IntegerPartOfX,
3147                                  DAG.getConstant(23, TLI.getPointerTy()));
3148
3149     if (LimitFloatPrecision <= 6) {
3150       // For floating-point precision of 6:
3151       //
3152       //   TwoToFractionalPartOfX =
3153       //     0.997535578f +
3154       //       (0.735607626f + 0.252464424f * x) * x;
3155       //
3156       // error 0.0144103317, which is 6 bits
3157       SDValue t2 = DAG.getNode(ISD::FMUL, dl, MVT::f32, X,
3158                                getF32Constant(DAG, 0x3e814304));
3159       SDValue t3 = DAG.getNode(ISD::FADD, dl, MVT::f32, t2,
3160                                getF32Constant(DAG, 0x3f3c50c8));
3161       SDValue t4 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t3, X);
3162       SDValue t5 = DAG.getNode(ISD::FADD, dl, MVT::f32, t4,
3163                                getF32Constant(DAG, 0x3f7f5e7e));
3164       SDValue TwoToFracPartOfX = DAG.getNode(ISD::BIT_CONVERT, dl,MVT::i32, t5);
3165
3166       // Add the exponent into the result in integer domain.
3167       SDValue t6 = DAG.getNode(ISD::ADD, dl, MVT::i32,
3168                                TwoToFracPartOfX, IntegerPartOfX);
3169
3170       result = DAG.getNode(ISD::BIT_CONVERT, dl, MVT::f32, t6);
3171     } else if (LimitFloatPrecision > 6 && LimitFloatPrecision <= 12) {
3172       // For floating-point precision of 12:
3173       //
3174       //   TwoToFractionalPartOfX =
3175       //     0.999892986f +
3176       //       (0.696457318f +
3177       //         (0.224338339f + 0.792043434e-1f * x) * x) * x;
3178       //
3179       // 0.000107046256 error, which is 13 to 14 bits
3180       SDValue t2 = DAG.getNode(ISD::FMUL, dl, MVT::f32, X,
3181                                getF32Constant(DAG, 0x3da235e3));
3182       SDValue t3 = DAG.getNode(ISD::FADD, dl, MVT::f32, t2,
3183                                getF32Constant(DAG, 0x3e65b8f3));
3184       SDValue t4 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t3, X);
3185       SDValue t5 = DAG.getNode(ISD::FADD, dl, MVT::f32, t4,
3186                                getF32Constant(DAG, 0x3f324b07));
3187       SDValue t6 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t5, X);
3188       SDValue t7 = DAG.getNode(ISD::FADD, dl, MVT::f32, t6,
3189                                getF32Constant(DAG, 0x3f7ff8fd));
3190       SDValue TwoToFracPartOfX = DAG.getNode(ISD::BIT_CONVERT, dl,MVT::i32, t7);
3191
3192       // Add the exponent into the result in integer domain.
3193       SDValue t8 = DAG.getNode(ISD::ADD, dl, MVT::i32,
3194                                TwoToFracPartOfX, IntegerPartOfX);
3195
3196       result = DAG.getNode(ISD::BIT_CONVERT, dl, MVT::f32, t8);
3197     } else { // LimitFloatPrecision > 12 && LimitFloatPrecision <= 18
3198       // For floating-point precision of 18:
3199       //
3200       //   TwoToFractionalPartOfX =
3201       //     0.999999982f +
3202       //       (0.693148872f +
3203       //         (0.240227044f +
3204       //           (0.554906021e-1f +
3205       //             (0.961591928e-2f +
3206       //               (0.136028312e-2f + 0.157059148e-3f *x)*x)*x)*x)*x)*x;
3207       //
3208       // error 2.47208000*10^(-7), which is better than 18 bits
3209       SDValue t2 = DAG.getNode(ISD::FMUL, dl, MVT::f32, X,
3210                                getF32Constant(DAG, 0x3924b03e));
3211       SDValue t3 = DAG.getNode(ISD::FADD, dl, MVT::f32, t2,
3212                                getF32Constant(DAG, 0x3ab24b87));
3213       SDValue t4 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t3, X);
3214       SDValue t5 = DAG.getNode(ISD::FADD, dl, MVT::f32, t4,
3215                                getF32Constant(DAG, 0x3c1d8c17));
3216       SDValue t6 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t5, X);
3217       SDValue t7 = DAG.getNode(ISD::FADD, dl, MVT::f32, t6,
3218                                getF32Constant(DAG, 0x3d634a1d));
3219       SDValue t8 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t7, X);
3220       SDValue t9 = DAG.getNode(ISD::FADD, dl, MVT::f32, t8,
3221                                getF32Constant(DAG, 0x3e75fe14));
3222       SDValue t10 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t9, X);
3223       SDValue t11 = DAG.getNode(ISD::FADD, dl, MVT::f32, t10,
3224                                 getF32Constant(DAG, 0x3f317234));
3225       SDValue t12 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t11, X);
3226       SDValue t13 = DAG.getNode(ISD::FADD, dl, MVT::f32, t12,
3227                                 getF32Constant(DAG, 0x3f800000));
3228       SDValue TwoToFracPartOfX = DAG.getNode(ISD::BIT_CONVERT, dl, 
3229                                              MVT::i32, t13);
3230
3231       // Add the exponent into the result in integer domain.
3232       SDValue t14 = DAG.getNode(ISD::ADD, dl, MVT::i32,
3233                                 TwoToFracPartOfX, IntegerPartOfX);
3234
3235       result = DAG.getNode(ISD::BIT_CONVERT, dl, MVT::f32, t14);
3236     }
3237   } else {
3238     // No special expansion.
3239     result = DAG.getNode(ISD::FEXP, dl,
3240                          getValue(I.getOperand(1)).getValueType(),
3241                          getValue(I.getOperand(1)));
3242   }
3243
3244   setValue(&I, result);
3245 }
3246
3247 /// visitLog - Lower a log intrinsic. Handles the special sequences for
3248 /// limited-precision mode.
3249 void
3250 SelectionDAGLowering::visitLog(CallInst &I) {
3251   SDValue result;
3252   DebugLoc dl = getCurDebugLoc();
3253
3254   if (getValue(I.getOperand(1)).getValueType() == MVT::f32 &&
3255       LimitFloatPrecision > 0 && LimitFloatPrecision <= 18) {
3256     SDValue Op = getValue(I.getOperand(1));
3257     SDValue Op1 = DAG.getNode(ISD::BIT_CONVERT, dl, MVT::i32, Op);
3258
3259     // Scale the exponent by log(2) [0.69314718f].
3260     SDValue Exp = GetExponent(DAG, Op1, TLI, dl);
3261     SDValue LogOfExponent = DAG.getNode(ISD::FMUL, dl, MVT::f32, Exp,
3262                                         getF32Constant(DAG, 0x3f317218));
3263
3264     // Get the significand and build it into a floating-point number with
3265     // exponent of 1.
3266     SDValue X = GetSignificand(DAG, Op1, dl);
3267
3268     if (LimitFloatPrecision <= 6) {
3269       // For floating-point precision of 6:
3270       //
3271       //   LogofMantissa =
3272       //     -1.1609546f +
3273       //       (1.4034025f - 0.23903021f * x) * x;
3274       //
3275       // error 0.0034276066, which is better than 8 bits
3276       SDValue t0 = DAG.getNode(ISD::FMUL, dl, MVT::f32, X,
3277                                getF32Constant(DAG, 0xbe74c456));
3278       SDValue t1 = DAG.getNode(ISD::FADD, dl, MVT::f32, t0,
3279                                getF32Constant(DAG, 0x3fb3a2b1));
3280       SDValue t2 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t1, X);
3281       SDValue LogOfMantissa = DAG.getNode(ISD::FSUB, dl, MVT::f32, t2,
3282                                           getF32Constant(DAG, 0x3f949a29));
3283
3284       result = DAG.getNode(ISD::FADD, dl, 
3285                            MVT::f32, LogOfExponent, LogOfMantissa);
3286     } else if (LimitFloatPrecision > 6 && LimitFloatPrecision <= 12) {
3287       // For floating-point precision of 12:
3288       //
3289       //   LogOfMantissa =
3290       //     -1.7417939f +
3291       //       (2.8212026f +
3292       //         (-1.4699568f +
3293       //           (0.44717955f - 0.56570851e-1f * x) * x) * x) * x;
3294       //
3295       // error 0.000061011436, which is 14 bits
3296       SDValue t0 = DAG.getNode(ISD::FMUL, dl, MVT::f32, X,
3297                                getF32Constant(DAG, 0xbd67b6d6));
3298       SDValue t1 = DAG.getNode(ISD::FADD, dl, MVT::f32, t0,
3299                                getF32Constant(DAG, 0x3ee4f4b8));
3300       SDValue t2 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t1, X);
3301       SDValue t3 = DAG.getNode(ISD::FSUB, dl, MVT::f32, t2,
3302                                getF32Constant(DAG, 0x3fbc278b));
3303       SDValue t4 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t3, X);
3304       SDValue t5 = DAG.getNode(ISD::FADD, dl, MVT::f32, t4,
3305                                getF32Constant(DAG, 0x40348e95));
3306       SDValue t6 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t5, X);
3307       SDValue LogOfMantissa = DAG.getNode(ISD::FSUB, dl, MVT::f32, t6,
3308                                           getF32Constant(DAG, 0x3fdef31a));
3309
3310       result = DAG.getNode(ISD::FADD, dl, 
3311                            MVT::f32, LogOfExponent, LogOfMantissa);
3312     } else { // LimitFloatPrecision > 12 && LimitFloatPrecision <= 18
3313       // For floating-point precision of 18:
3314       //
3315       //   LogOfMantissa =
3316       //     -2.1072184f +
3317       //       (4.2372794f +
3318       //         (-3.7029485f +
3319       //           (2.2781945f +
3320       //             (-0.87823314f +
3321       //               (0.19073739f - 0.17809712e-1f * x) * x) * x) * x) * x)*x;
3322       //
3323       // error 0.0000023660568, which is better than 18 bits
3324       SDValue t0 = DAG.getNode(ISD::FMUL, dl, MVT::f32, X,
3325                                getF32Constant(DAG, 0xbc91e5ac));
3326       SDValue t1 = DAG.getNode(ISD::FADD, dl, MVT::f32, t0,
3327                                getF32Constant(DAG, 0x3e4350aa));
3328       SDValue t2 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t1, X);
3329       SDValue t3 = DAG.getNode(ISD::FSUB, dl, MVT::f32, t2,
3330                                getF32Constant(DAG, 0x3f60d3e3));
3331       SDValue t4 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t3, X);
3332       SDValue t5 = DAG.getNode(ISD::FADD, dl, MVT::f32, t4,
3333                                getF32Constant(DAG, 0x4011cdf0));
3334       SDValue t6 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t5, X);
3335       SDValue t7 = DAG.getNode(ISD::FSUB, dl, MVT::f32, t6,
3336                                getF32Constant(DAG, 0x406cfd1c));
3337       SDValue t8 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t7, X);
3338       SDValue t9 = DAG.getNode(ISD::FADD, dl, MVT::f32, t8,
3339                                getF32Constant(DAG, 0x408797cb));
3340       SDValue t10 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t9, X);
3341       SDValue LogOfMantissa = DAG.getNode(ISD::FSUB, dl, MVT::f32, t10,
3342                                           getF32Constant(DAG, 0x4006dcab));
3343
3344       result = DAG.getNode(ISD::FADD, dl, 
3345                            MVT::f32, LogOfExponent, LogOfMantissa);
3346     }
3347   } else {
3348     // No special expansion.
3349     result = DAG.getNode(ISD::FLOG, dl,
3350                          getValue(I.getOperand(1)).getValueType(),
3351                          getValue(I.getOperand(1)));
3352   }
3353
3354   setValue(&I, result);
3355 }
3356
3357 /// visitLog2 - Lower a log2 intrinsic. Handles the special sequences for
3358 /// limited-precision mode.
3359 void
3360 SelectionDAGLowering::visitLog2(CallInst &I) {
3361   SDValue result;
3362   DebugLoc dl = getCurDebugLoc();
3363
3364   if (getValue(I.getOperand(1)).getValueType() == MVT::f32 &&
3365       LimitFloatPrecision > 0 && LimitFloatPrecision <= 18) {
3366     SDValue Op = getValue(I.getOperand(1));
3367     SDValue Op1 = DAG.getNode(ISD::BIT_CONVERT, dl, MVT::i32, Op);
3368
3369     // Get the exponent.
3370     SDValue LogOfExponent = GetExponent(DAG, Op1, TLI, dl);
3371
3372     // Get the significand and build it into a floating-point number with
3373     // exponent of 1.
3374     SDValue X = GetSignificand(DAG, Op1, dl);
3375
3376     // Different possible minimax approximations of significand in
3377     // floating-point for various degrees of accuracy over [1,2].
3378     if (LimitFloatPrecision <= 6) {
3379       // For floating-point precision of 6:
3380       //
3381       //   Log2ofMantissa = -1.6749035f + (2.0246817f - .34484768f * x) * x;
3382       //
3383       // error 0.0049451742, which is more than 7 bits
3384       SDValue t0 = DAG.getNode(ISD::FMUL, dl, MVT::f32, X,
3385                                getF32Constant(DAG, 0xbeb08fe0));
3386       SDValue t1 = DAG.getNode(ISD::FADD, dl, MVT::f32, t0,
3387                                getF32Constant(DAG, 0x40019463));
3388       SDValue t2 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t1, X);
3389       SDValue Log2ofMantissa = DAG.getNode(ISD::FSUB, dl, MVT::f32, t2,
3390                                            getF32Constant(DAG, 0x3fd6633d));
3391
3392       result = DAG.getNode(ISD::FADD, dl, 
3393                            MVT::f32, LogOfExponent, Log2ofMantissa);
3394     } else if (LimitFloatPrecision > 6 && LimitFloatPrecision <= 12) {
3395       // For floating-point precision of 12:
3396       //
3397       //   Log2ofMantissa =
3398       //     -2.51285454f +
3399       //       (4.07009056f +
3400       //         (-2.12067489f +
3401       //           (.645142248f - 0.816157886e-1f * x) * x) * x) * x;
3402       //
3403       // error 0.0000876136000, which is better than 13 bits
3404       SDValue t0 = DAG.getNode(ISD::FMUL, dl, MVT::f32, X,
3405                                getF32Constant(DAG, 0xbda7262e));
3406       SDValue t1 = DAG.getNode(ISD::FADD, dl, MVT::f32, t0,
3407                                getF32Constant(DAG, 0x3f25280b));
3408       SDValue t2 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t1, X);
3409       SDValue t3 = DAG.getNode(ISD::FSUB, dl, MVT::f32, t2,
3410                                getF32Constant(DAG, 0x4007b923));
3411       SDValue t4 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t3, X);
3412       SDValue t5 = DAG.getNode(ISD::FADD, dl, MVT::f32, t4,
3413                                getF32Constant(DAG, 0x40823e2f));
3414       SDValue t6 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t5, X);
3415       SDValue Log2ofMantissa = DAG.getNode(ISD::FSUB, dl, MVT::f32, t6,
3416                                            getF32Constant(DAG, 0x4020d29c));
3417
3418       result = DAG.getNode(ISD::FADD, dl, 
3419                            MVT::f32, LogOfExponent, Log2ofMantissa);
3420     } else { // LimitFloatPrecision > 12 && LimitFloatPrecision <= 18
3421       // For floating-point precision of 18:
3422       //
3423       //   Log2ofMantissa =
3424       //     -3.0400495f +
3425       //       (6.1129976f +
3426       //         (-5.3420409f +
3427       //           (3.2865683f +
3428       //             (-1.2669343f +
3429       //               (0.27515199f -
3430       //                 0.25691327e-1f * x) * x) * x) * x) * x) * x;
3431       //
3432       // error 0.0000018516, which is better than 18 bits
3433       SDValue t0 = DAG.getNode(ISD::FMUL, dl, MVT::f32, X,
3434                                getF32Constant(DAG, 0xbcd2769e));
3435       SDValue t1 = DAG.getNode(ISD::FADD, dl, MVT::f32, t0,
3436                                getF32Constant(DAG, 0x3e8ce0b9));
3437       SDValue t2 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t1, X);
3438       SDValue t3 = DAG.getNode(ISD::FSUB, dl, MVT::f32, t2,
3439                                getF32Constant(DAG, 0x3fa22ae7));
3440       SDValue t4 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t3, X);
3441       SDValue t5 = DAG.getNode(ISD::FADD, dl, MVT::f32, t4,
3442                                getF32Constant(DAG, 0x40525723));
3443       SDValue t6 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t5, X);
3444       SDValue t7 = DAG.getNode(ISD::FSUB, dl, MVT::f32, t6,
3445                                getF32Constant(DAG, 0x40aaf200));
3446       SDValue t8 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t7, X);
3447       SDValue t9 = DAG.getNode(ISD::FADD, dl, MVT::f32, t8,
3448                                getF32Constant(DAG, 0x40c39dad));
3449       SDValue t10 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t9, X);
3450       SDValue Log2ofMantissa = DAG.getNode(ISD::FSUB, dl, MVT::f32, t10,
3451                                            getF32Constant(DAG, 0x4042902c));
3452
3453       result = DAG.getNode(ISD::FADD, dl, 
3454                            MVT::f32, LogOfExponent, Log2ofMantissa);
3455     }
3456   } else {
3457     // No special expansion.
3458     result = DAG.getNode(ISD::FLOG2, dl,
3459                          getValue(I.getOperand(1)).getValueType(),
3460                          getValue(I.getOperand(1)));
3461   }
3462
3463   setValue(&I, result);
3464 }
3465
3466 /// visitLog10 - Lower a log10 intrinsic. Handles the special sequences for
3467 /// limited-precision mode.
3468 void
3469 SelectionDAGLowering::visitLog10(CallInst &I) {
3470   SDValue result;
3471   DebugLoc dl = getCurDebugLoc();
3472
3473   if (getValue(I.getOperand(1)).getValueType() == MVT::f32 &&
3474       LimitFloatPrecision > 0 && LimitFloatPrecision <= 18) {
3475     SDValue Op = getValue(I.getOperand(1));
3476     SDValue Op1 = DAG.getNode(ISD::BIT_CONVERT, dl, MVT::i32, Op);
3477
3478     // Scale the exponent by log10(2) [0.30102999f].
3479     SDValue Exp = GetExponent(DAG, Op1, TLI, dl);
3480     SDValue LogOfExponent = DAG.getNode(ISD::FMUL, dl, MVT::f32, Exp,
3481                                         getF32Constant(DAG, 0x3e9a209a));
3482
3483     // Get the significand and build it into a floating-point number with
3484     // exponent of 1.
3485     SDValue X = GetSignificand(DAG, Op1, dl);
3486
3487     if (LimitFloatPrecision <= 6) {
3488       // For floating-point precision of 6:
3489       //
3490       //   Log10ofMantissa =
3491       //     -0.50419619f +
3492       //       (0.60948995f - 0.10380950f * x) * x;
3493       //
3494       // error 0.0014886165, which is 6 bits
3495       SDValue t0 = DAG.getNode(ISD::FMUL, dl, MVT::f32, X,
3496                                getF32Constant(DAG, 0xbdd49a13));
3497       SDValue t1 = DAG.getNode(ISD::FADD, dl, MVT::f32, t0,
3498                                getF32Constant(DAG, 0x3f1c0789));
3499       SDValue t2 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t1, X);
3500       SDValue Log10ofMantissa = DAG.getNode(ISD::FSUB, dl, MVT::f32, t2,
3501                                             getF32Constant(DAG, 0x3f011300));
3502
3503       result = DAG.getNode(ISD::FADD, dl, 
3504                            MVT::f32, LogOfExponent, Log10ofMantissa);
3505     } else if (LimitFloatPrecision > 6 && LimitFloatPrecision <= 12) {
3506       // For floating-point precision of 12:
3507       //
3508       //   Log10ofMantissa =
3509       //     -0.64831180f +
3510       //       (0.91751397f +
3511       //         (-0.31664806f + 0.47637168e-1f * x) * x) * x;
3512       //
3513       // error 0.00019228036, which is better than 12 bits
3514       SDValue t0 = DAG.getNode(ISD::FMUL, dl, MVT::f32, X,
3515                                getF32Constant(DAG, 0x3d431f31));
3516       SDValue t1 = DAG.getNode(ISD::FSUB, dl, MVT::f32, t0,
3517                                getF32Constant(DAG, 0x3ea21fb2));
3518       SDValue t2 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t1, X);
3519       SDValue t3 = DAG.getNode(ISD::FADD, dl, MVT::f32, t2,
3520                                getF32Constant(DAG, 0x3f6ae232));
3521       SDValue t4 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t3, X);
3522       SDValue Log10ofMantissa = DAG.getNode(ISD::FSUB, dl, MVT::f32, t4,
3523                                             getF32Constant(DAG, 0x3f25f7c3));
3524
3525       result = DAG.getNode(ISD::FADD, dl, 
3526                            MVT::f32, LogOfExponent, Log10ofMantissa);
3527     } else { // LimitFloatPrecision > 12 && LimitFloatPrecision <= 18
3528       // For floating-point precision of 18:
3529       //
3530       //   Log10ofMantissa =
3531       //     -0.84299375f +
3532       //       (1.5327582f +
3533       //         (-1.0688956f +
3534       //           (0.49102474f +
3535       //             (-0.12539807f + 0.13508273e-1f * x) * x) * x) * x) * x;
3536       //
3537       // error 0.0000037995730, which is better than 18 bits
3538       SDValue t0 = DAG.getNode(ISD::FMUL, dl, MVT::f32, X,
3539                                getF32Constant(DAG, 0x3c5d51ce));
3540       SDValue t1 = DAG.getNode(ISD::FSUB, dl, MVT::f32, t0,
3541                                getF32Constant(DAG, 0x3e00685a));
3542       SDValue t2 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t1, X);
3543       SDValue t3 = DAG.getNode(ISD::FADD, dl, MVT::f32, t2,
3544                                getF32Constant(DAG, 0x3efb6798));
3545       SDValue t4 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t3, X);
3546       SDValue t5 = DAG.getNode(ISD::FSUB, dl, MVT::f32, t4,
3547                                getF32Constant(DAG, 0x3f88d192));
3548       SDValue t6 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t5, X);
3549       SDValue t7 = DAG.getNode(ISD::FADD, dl, MVT::f32, t6,
3550                                getF32Constant(DAG, 0x3fc4316c));
3551       SDValue t8 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t7, X);
3552       SDValue Log10ofMantissa = DAG.getNode(ISD::FSUB, dl, MVT::f32, t8,
3553                                             getF32Constant(DAG, 0x3f57ce70));
3554
3555       result = DAG.getNode(ISD::FADD, dl, 
3556                            MVT::f32, LogOfExponent, Log10ofMantissa);
3557     }
3558   } else {
3559     // No special expansion.
3560     result = DAG.getNode(ISD::FLOG10, dl,
3561                          getValue(I.getOperand(1)).getValueType(),
3562                          getValue(I.getOperand(1)));
3563   }
3564
3565   setValue(&I, result);
3566 }
3567
3568 /// visitExp2 - Lower an exp2 intrinsic. Handles the special sequences for
3569 /// limited-precision mode.
3570 void
3571 SelectionDAGLowering::visitExp2(CallInst &I) {
3572   SDValue result;
3573   DebugLoc dl = getCurDebugLoc();
3574
3575   if (getValue(I.getOperand(1)).getValueType() == MVT::f32 &&
3576       LimitFloatPrecision > 0 && LimitFloatPrecision <= 18) {
3577     SDValue Op = getValue(I.getOperand(1));
3578
3579     SDValue IntegerPartOfX = DAG.getNode(ISD::FP_TO_SINT, dl, MVT::i32, Op);
3580
3581     //   FractionalPartOfX = x - (float)IntegerPartOfX;
3582     SDValue t1 = DAG.getNode(ISD::SINT_TO_FP, dl, MVT::f32, IntegerPartOfX);
3583     SDValue X = DAG.getNode(ISD::FSUB, dl, MVT::f32, Op, t1);
3584
3585     //   IntegerPartOfX <<= 23;
3586     IntegerPartOfX = DAG.getNode(ISD::SHL, dl, MVT::i32, IntegerPartOfX,
3587                                  DAG.getConstant(23, TLI.getPointerTy()));
3588
3589     if (LimitFloatPrecision <= 6) {
3590       // For floating-point precision of 6:
3591       //
3592       //   TwoToFractionalPartOfX =
3593       //     0.997535578f +
3594       //       (0.735607626f + 0.252464424f * x) * x;
3595       //
3596       // error 0.0144103317, which is 6 bits
3597       SDValue t2 = DAG.getNode(ISD::FMUL, dl, MVT::f32, X,
3598                                getF32Constant(DAG, 0x3e814304));
3599       SDValue t3 = DAG.getNode(ISD::FADD, dl, MVT::f32, t2,
3600                                getF32Constant(DAG, 0x3f3c50c8));
3601       SDValue t4 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t3, X);
3602       SDValue t5 = DAG.getNode(ISD::FADD, dl, MVT::f32, t4,
3603                                getF32Constant(DAG, 0x3f7f5e7e));
3604       SDValue t6 = DAG.getNode(ISD::BIT_CONVERT, dl, MVT::i32, t5);
3605       SDValue TwoToFractionalPartOfX =
3606         DAG.getNode(ISD::ADD, dl, MVT::i32, t6, IntegerPartOfX);
3607
3608       result = DAG.getNode(ISD::BIT_CONVERT, dl, 
3609                            MVT::f32, TwoToFractionalPartOfX);
3610     } else if (LimitFloatPrecision > 6 && LimitFloatPrecision <= 12) {
3611       // For floating-point precision of 12:
3612       //
3613       //   TwoToFractionalPartOfX =
3614       //     0.999892986f +
3615       //       (0.696457318f +
3616       //         (0.224338339f + 0.792043434e-1f * x) * x) * x;
3617       //
3618       // error 0.000107046256, which is 13 to 14 bits
3619       SDValue t2 = DAG.getNode(ISD::FMUL, dl, MVT::f32, X,
3620                                getF32Constant(DAG, 0x3da235e3));
3621       SDValue t3 = DAG.getNode(ISD::FADD, dl, MVT::f32, t2,
3622                                getF32Constant(DAG, 0x3e65b8f3));
3623       SDValue t4 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t3, X);
3624       SDValue t5 = DAG.getNode(ISD::FADD, dl, MVT::f32, t4,
3625                                getF32Constant(DAG, 0x3f324b07));
3626       SDValue t6 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t5, X);
3627       SDValue t7 = DAG.getNode(ISD::FADD, dl, MVT::f32, t6,
3628                                getF32Constant(DAG, 0x3f7ff8fd));
3629       SDValue t8 = DAG.getNode(ISD::BIT_CONVERT, dl, MVT::i32, t7);
3630       SDValue TwoToFractionalPartOfX =
3631         DAG.getNode(ISD::ADD, dl, MVT::i32, t8, IntegerPartOfX);
3632
3633       result = DAG.getNode(ISD::BIT_CONVERT, dl, 
3634                            MVT::f32, TwoToFractionalPartOfX);
3635     } else { // LimitFloatPrecision > 12 && LimitFloatPrecision <= 18
3636       // For floating-point precision of 18:
3637       //
3638       //   TwoToFractionalPartOfX =
3639       //     0.999999982f +
3640       //       (0.693148872f +
3641       //         (0.240227044f +
3642       //           (0.554906021e-1f +
3643       //             (0.961591928e-2f +
3644       //               (0.136028312e-2f + 0.157059148e-3f *x)*x)*x)*x)*x)*x;
3645       // error 2.47208000*10^(-7), which is better than 18 bits
3646       SDValue t2 = DAG.getNode(ISD::FMUL, dl, MVT::f32, X,
3647                                getF32Constant(DAG, 0x3924b03e));
3648       SDValue t3 = DAG.getNode(ISD::FADD, dl, MVT::f32, t2,
3649                                getF32Constant(DAG, 0x3ab24b87));
3650       SDValue t4 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t3, X);
3651       SDValue t5 = DAG.getNode(ISD::FADD, dl, MVT::f32, t4,
3652                                getF32Constant(DAG, 0x3c1d8c17));
3653       SDValue t6 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t5, X);
3654       SDValue t7 = DAG.getNode(ISD::FADD, dl, MVT::f32, t6,
3655                                getF32Constant(DAG, 0x3d634a1d));
3656       SDValue t8 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t7, X);
3657       SDValue t9 = DAG.getNode(ISD::FADD, dl, MVT::f32, t8,
3658                                getF32Constant(DAG, 0x3e75fe14));
3659       SDValue t10 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t9, X);
3660       SDValue t11 = DAG.getNode(ISD::FADD, dl, MVT::f32, t10,
3661                                 getF32Constant(DAG, 0x3f317234));
3662       SDValue t12 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t11, X);
3663       SDValue t13 = DAG.getNode(ISD::FADD, dl, MVT::f32, t12,
3664                                 getF32Constant(DAG, 0x3f800000));
3665       SDValue t14 = DAG.getNode(ISD::BIT_CONVERT, dl, MVT::i32, t13);
3666       SDValue TwoToFractionalPartOfX =
3667         DAG.getNode(ISD::ADD, dl, MVT::i32, t14, IntegerPartOfX);
3668
3669       result = DAG.getNode(ISD::BIT_CONVERT, dl, 
3670                            MVT::f32, TwoToFractionalPartOfX);
3671     }
3672   } else {
3673     // No special expansion.
3674     result = DAG.getNode(ISD::FEXP2, dl,
3675                          getValue(I.getOperand(1)).getValueType(),
3676                          getValue(I.getOperand(1)));
3677   }
3678
3679   setValue(&I, result);
3680 }
3681
3682 /// visitPow - Lower a pow intrinsic. Handles the special sequences for
3683 /// limited-precision mode with x == 10.0f.
3684 void
3685 SelectionDAGLowering::visitPow(CallInst &I) {
3686   SDValue result;
3687   Value *Val = I.getOperand(1);
3688   DebugLoc dl = getCurDebugLoc();
3689   bool IsExp10 = false;
3690
3691   if (getValue(Val).getValueType() == MVT::f32 &&
3692       getValue(I.getOperand(2)).getValueType() == MVT::f32 &&
3693       LimitFloatPrecision > 0 && LimitFloatPrecision <= 18) {
3694     if (Constant *C = const_cast<Constant*>(dyn_cast<Constant>(Val))) {
3695       if (ConstantFP *CFP = dyn_cast<ConstantFP>(C)) {
3696         APFloat Ten(10.0f);
3697         IsExp10 = CFP->getValueAPF().bitwiseIsEqual(Ten);
3698       }
3699     }
3700   }
3701
3702   if (IsExp10 && LimitFloatPrecision > 0 && LimitFloatPrecision <= 18) {
3703     SDValue Op = getValue(I.getOperand(2));
3704
3705     // Put the exponent in the right bit position for later addition to the
3706     // final result:
3707     //
3708     //   #define LOG2OF10 3.3219281f
3709     //   IntegerPartOfX = (int32_t)(x * LOG2OF10);
3710     SDValue t0 = DAG.getNode(ISD::FMUL, dl, MVT::f32, Op,
3711                              getF32Constant(DAG, 0x40549a78));
3712     SDValue IntegerPartOfX = DAG.getNode(ISD::FP_TO_SINT, dl, MVT::i32, t0);
3713
3714     //   FractionalPartOfX = x - (float)IntegerPartOfX;
3715     SDValue t1 = DAG.getNode(ISD::SINT_TO_FP, dl, MVT::f32, IntegerPartOfX);
3716     SDValue X = DAG.getNode(ISD::FSUB, dl, MVT::f32, t0, t1);
3717
3718     //   IntegerPartOfX <<= 23;
3719     IntegerPartOfX = DAG.getNode(ISD::SHL, dl, MVT::i32, IntegerPartOfX,
3720                                  DAG.getConstant(23, TLI.getPointerTy()));
3721
3722     if (LimitFloatPrecision <= 6) {
3723       // For floating-point precision of 6:
3724       //
3725       //   twoToFractionalPartOfX =
3726       //     0.997535578f +
3727       //       (0.735607626f + 0.252464424f * x) * x;
3728       //
3729       // error 0.0144103317, which is 6 bits
3730       SDValue t2 = DAG.getNode(ISD::FMUL, dl, MVT::f32, X,
3731                                getF32Constant(DAG, 0x3e814304));
3732       SDValue t3 = DAG.getNode(ISD::FADD, dl, MVT::f32, t2,
3733                                getF32Constant(DAG, 0x3f3c50c8));
3734       SDValue t4 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t3, X);
3735       SDValue t5 = DAG.getNode(ISD::FADD, dl, MVT::f32, t4,
3736                                getF32Constant(DAG, 0x3f7f5e7e));
3737       SDValue t6 = DAG.getNode(ISD::BIT_CONVERT, dl, MVT::i32, t5);
3738       SDValue TwoToFractionalPartOfX =
3739         DAG.getNode(ISD::ADD, dl, MVT::i32, t6, IntegerPartOfX);
3740
3741       result = DAG.getNode(ISD::BIT_CONVERT, dl,
3742                            MVT::f32, TwoToFractionalPartOfX);
3743     } else if (LimitFloatPrecision > 6 && LimitFloatPrecision <= 12) {
3744       // For floating-point precision of 12:
3745       //
3746       //   TwoToFractionalPartOfX =
3747       //     0.999892986f +
3748       //       (0.696457318f +
3749       //         (0.224338339f + 0.792043434e-1f * x) * x) * x;
3750       //
3751       // error 0.000107046256, which is 13 to 14 bits
3752       SDValue t2 = DAG.getNode(ISD::FMUL, dl, MVT::f32, X,
3753                                getF32Constant(DAG, 0x3da235e3));
3754       SDValue t3 = DAG.getNode(ISD::FADD, dl, MVT::f32, t2,
3755                                getF32Constant(DAG, 0x3e65b8f3));
3756       SDValue t4 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t3, X);
3757       SDValue t5 = DAG.getNode(ISD::FADD, dl, MVT::f32, t4,
3758                                getF32Constant(DAG, 0x3f324b07));
3759       SDValue t6 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t5, X);
3760       SDValue t7 = DAG.getNode(ISD::FADD, dl, MVT::f32, t6,
3761                                getF32Constant(DAG, 0x3f7ff8fd));
3762       SDValue t8 = DAG.getNode(ISD::BIT_CONVERT, dl, MVT::i32, t7);
3763       SDValue TwoToFractionalPartOfX =
3764         DAG.getNode(ISD::ADD, dl, MVT::i32, t8, IntegerPartOfX);
3765
3766       result = DAG.getNode(ISD::BIT_CONVERT, dl, 
3767                            MVT::f32, TwoToFractionalPartOfX);
3768     } else { // LimitFloatPrecision > 12 && LimitFloatPrecision <= 18
3769       // For floating-point precision of 18:
3770       //
3771       //   TwoToFractionalPartOfX =
3772       //     0.999999982f +
3773       //       (0.693148872f +
3774       //         (0.240227044f +
3775       //           (0.554906021e-1f +
3776       //             (0.961591928e-2f +
3777       //               (0.136028312e-2f + 0.157059148e-3f *x)*x)*x)*x)*x)*x;
3778       // error 2.47208000*10^(-7), which is better than 18 bits
3779       SDValue t2 = DAG.getNode(ISD::FMUL, dl, MVT::f32, X,
3780                                getF32Constant(DAG, 0x3924b03e));
3781       SDValue t3 = DAG.getNode(ISD::FADD, dl, MVT::f32, t2,
3782                                getF32Constant(DAG, 0x3ab24b87));
3783       SDValue t4 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t3, X);
3784       SDValue t5 = DAG.getNode(ISD::FADD, dl, MVT::f32, t4,
3785                                getF32Constant(DAG, 0x3c1d8c17));
3786       SDValue t6 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t5, X);
3787       SDValue t7 = DAG.getNode(ISD::FADD, dl, MVT::f32, t6,
3788                                getF32Constant(DAG, 0x3d634a1d));
3789       SDValue t8 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t7, X);
3790       SDValue t9 = DAG.getNode(ISD::FADD, dl, MVT::f32, t8,
3791                                getF32Constant(DAG, 0x3e75fe14));
3792       SDValue t10 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t9, X);
3793       SDValue t11 = DAG.getNode(ISD::FADD, dl, MVT::f32, t10,
3794                                 getF32Constant(DAG, 0x3f317234));
3795       SDValue t12 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t11, X);
3796       SDValue t13 = DAG.getNode(ISD::FADD, dl, MVT::f32, t12,
3797                                 getF32Constant(DAG, 0x3f800000));
3798       SDValue t14 = DAG.getNode(ISD::BIT_CONVERT, dl, MVT::i32, t13);
3799       SDValue TwoToFractionalPartOfX =
3800         DAG.getNode(ISD::ADD, dl, MVT::i32, t14, IntegerPartOfX);
3801
3802       result = DAG.getNode(ISD::BIT_CONVERT, dl, 
3803                            MVT::f32, TwoToFractionalPartOfX);
3804     }
3805   } else {
3806     // No special expansion.
3807     result = DAG.getNode(ISD::FPOW, dl,
3808                          getValue(I.getOperand(1)).getValueType(),
3809                          getValue(I.getOperand(1)),
3810                          getValue(I.getOperand(2)));
3811   }
3812
3813   setValue(&I, result);
3814 }
3815
3816 /// visitIntrinsicCall - Lower the call to the specified intrinsic function.  If
3817 /// we want to emit this as a call to a named external function, return the name
3818 /// otherwise lower it and return null.
3819 const char *
3820 SelectionDAGLowering::visitIntrinsicCall(CallInst &I, unsigned Intrinsic) {
3821   DebugLoc dl = getCurDebugLoc();
3822   switch (Intrinsic) {
3823   default:
3824     // By default, turn this into a target intrinsic node.
3825     visitTargetIntrinsic(I, Intrinsic);
3826     return 0;
3827   case Intrinsic::vastart:  visitVAStart(I); return 0;
3828   case Intrinsic::vaend:    visitVAEnd(I); return 0;
3829   case Intrinsic::vacopy:   visitVACopy(I); return 0;
3830   case Intrinsic::returnaddress:
3831     setValue(&I, DAG.getNode(ISD::RETURNADDR, dl, TLI.getPointerTy(),
3832                              getValue(I.getOperand(1))));
3833     return 0;
3834   case Intrinsic::frameaddress:
3835     setValue(&I, DAG.getNode(ISD::FRAMEADDR, dl, TLI.getPointerTy(),
3836                              getValue(I.getOperand(1))));
3837     return 0;
3838   case Intrinsic::setjmp:
3839     return "_setjmp"+!TLI.usesUnderscoreSetJmp();
3840     break;
3841   case Intrinsic::longjmp:
3842     return "_longjmp"+!TLI.usesUnderscoreLongJmp();
3843     break;
3844   case Intrinsic::memcpy: {
3845     SDValue Op1 = getValue(I.getOperand(1));
3846     SDValue Op2 = getValue(I.getOperand(2));
3847     SDValue Op3 = getValue(I.getOperand(3));
3848     unsigned Align = cast<ConstantInt>(I.getOperand(4))->getZExtValue();
3849     DAG.setRoot(DAG.getMemcpy(getRoot(), dl, Op1, Op2, Op3, Align, false,
3850                               I.getOperand(1), 0, I.getOperand(2), 0));
3851     return 0;
3852   }
3853   case Intrinsic::memset: {
3854     SDValue Op1 = getValue(I.getOperand(1));
3855     SDValue Op2 = getValue(I.getOperand(2));
3856     SDValue Op3 = getValue(I.getOperand(3));
3857     unsigned Align = cast<ConstantInt>(I.getOperand(4))->getZExtValue();
3858     DAG.setRoot(DAG.getMemset(getRoot(), dl, Op1, Op2, Op3, Align,
3859                               I.getOperand(1), 0));
3860     return 0;
3861   }
3862   case Intrinsic::memmove: {
3863     SDValue Op1 = getValue(I.getOperand(1));
3864     SDValue Op2 = getValue(I.getOperand(2));
3865     SDValue Op3 = getValue(I.getOperand(3));
3866     unsigned Align = cast<ConstantInt>(I.getOperand(4))->getZExtValue();
3867
3868     // If the source and destination are known to not be aliases, we can
3869     // lower memmove as memcpy.
3870     uint64_t Size = -1ULL;
3871     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op3))
3872       Size = C->getZExtValue();
3873     if (AA->alias(I.getOperand(1), Size, I.getOperand(2), Size) ==
3874         AliasAnalysis::NoAlias) {
3875       DAG.setRoot(DAG.getMemcpy(getRoot(), dl, Op1, Op2, Op3, Align, false,
3876                                 I.getOperand(1), 0, I.getOperand(2), 0));
3877       return 0;
3878     }
3879
3880     DAG.setRoot(DAG.getMemmove(getRoot(), dl, Op1, Op2, Op3, Align,
3881                                I.getOperand(1), 0, I.getOperand(2), 0));
3882     return 0;
3883   }
3884   case Intrinsic::dbg_stoppoint: {
3885     DwarfWriter *DW = DAG.getDwarfWriter();
3886     DbgStopPointInst &SPI = cast<DbgStopPointInst>(I);
3887     if (DW && DW->ValidDebugInfo(SPI.getContext())) {
3888       DAG.setRoot(DAG.getDbgStopPoint(getRoot(),
3889                                       SPI.getLine(),
3890                                       SPI.getColumn(),
3891                                       SPI.getContext()));
3892       DICompileUnit CU(cast<GlobalVariable>(SPI.getContext()));
3893       unsigned SrcFile = DW->RecordSource(CU.getDirectory(), CU.getFilename());
3894       unsigned idx = DAG.getMachineFunction().
3895                          getOrCreateDebugLocID(SrcFile,
3896                                                SPI.getLine(), 
3897                                                SPI.getColumn());
3898       setCurDebugLoc(DebugLoc::get(idx));
3899     }
3900     return 0;
3901   }
3902   case Intrinsic::dbg_region_start: {
3903     DwarfWriter *DW = DAG.getDwarfWriter();
3904     DbgRegionStartInst &RSI = cast<DbgRegionStartInst>(I);
3905     if (DW && DW->ValidDebugInfo(RSI.getContext())) {
3906       unsigned LabelID =
3907         DW->RecordRegionStart(cast<GlobalVariable>(RSI.getContext()));
3908       DAG.setRoot(DAG.getLabel(ISD::DBG_LABEL, getRoot(), LabelID));
3909     }
3910
3911     return 0;
3912   }
3913   case Intrinsic::dbg_region_end: {
3914     DwarfWriter *DW = DAG.getDwarfWriter();
3915     DbgRegionEndInst &REI = cast<DbgRegionEndInst>(I);
3916     if (DW && DW->ValidDebugInfo(REI.getContext())) {
3917       unsigned LabelID =
3918         DW->RecordRegionEnd(cast<GlobalVariable>(REI.getContext()));
3919       DAG.setRoot(DAG.getLabel(ISD::DBG_LABEL, getRoot(), LabelID));
3920     }
3921
3922     return 0;
3923   }
3924   case Intrinsic::dbg_func_start: {
3925     DwarfWriter *DW = DAG.getDwarfWriter();
3926     if (!DW) return 0;
3927     DbgFuncStartInst &FSI = cast<DbgFuncStartInst>(I);
3928     Value *SP = FSI.getSubprogram();
3929     if (SP && DW->ValidDebugInfo(SP)) {
3930       // llvm.dbg.func.start implicitly defines a dbg_stoppoint which is
3931       // what (most?) gdb expects.
3932       DISubprogram Subprogram(cast<GlobalVariable>(SP));
3933       DICompileUnit CompileUnit = Subprogram.getCompileUnit();
3934       unsigned SrcFile = DW->RecordSource(CompileUnit.getDirectory(),
3935                                           CompileUnit.getFilename());
3936
3937       // Record the source line but does not create a label for the normal
3938       // function start. It will be emitted at asm emission time. However,
3939       // create a label if this is a beginning of inlined function.
3940       unsigned Line = Subprogram.getLineNumber();
3941       unsigned LabelID = DW->RecordSourceLine(Line, 0, SrcFile);
3942
3943       if (DW->getRecordSourceLineCount() != 1)
3944         DAG.setRoot(DAG.getLabel(ISD::DBG_LABEL, getRoot(), LabelID));
3945
3946       setCurDebugLoc(DebugLoc::get(DAG.getMachineFunction().
3947                          getOrCreateDebugLocID(SrcFile, Line, 0)));
3948     }
3949
3950     return 0;
3951   }
3952   case Intrinsic::dbg_declare: {
3953     DwarfWriter *DW = DAG.getDwarfWriter();
3954     DbgDeclareInst &DI = cast<DbgDeclareInst>(I);
3955     Value *Variable = DI.getVariable();
3956     if (DW && DW->ValidDebugInfo(Variable))
3957       DAG.setRoot(DAG.getNode(ISD::DECLARE, dl, MVT::Other, getRoot(),
3958                               getValue(DI.getAddress()), getValue(Variable)));
3959     return 0;
3960   }
3961
3962   case Intrinsic::eh_exception: {
3963     if (!CurMBB->isLandingPad()) {
3964       // FIXME: Mark exception register as live in.  Hack for PR1508.
3965       unsigned Reg = TLI.getExceptionAddressRegister();
3966       if (Reg) CurMBB->addLiveIn(Reg);
3967     }
3968     // Insert the EXCEPTIONADDR instruction.
3969     SDVTList VTs = DAG.getVTList(TLI.getPointerTy(), MVT::Other);
3970     SDValue Ops[1];
3971     Ops[0] = DAG.getRoot();
3972     SDValue Op = DAG.getNode(ISD::EXCEPTIONADDR, dl, VTs, Ops, 1);
3973     setValue(&I, Op);
3974     DAG.setRoot(Op.getValue(1));
3975     return 0;
3976   }
3977
3978   case Intrinsic::eh_selector_i32:
3979   case Intrinsic::eh_selector_i64: {
3980     MachineModuleInfo *MMI = DAG.getMachineModuleInfo();
3981     MVT VT = (Intrinsic == Intrinsic::eh_selector_i32 ?
3982                          MVT::i32 : MVT::i64);
3983
3984     if (MMI) {
3985       if (CurMBB->isLandingPad())
3986         AddCatchInfo(I, MMI, CurMBB);
3987       else {
3988 #ifndef NDEBUG
3989         FuncInfo.CatchInfoLost.insert(&I);
3990 #endif
3991         // FIXME: Mark exception selector register as live in.  Hack for PR1508.
3992         unsigned Reg = TLI.getExceptionSelectorRegister();
3993         if (Reg) CurMBB->addLiveIn(Reg);
3994       }
3995
3996       // Insert the EHSELECTION instruction.
3997       SDVTList VTs = DAG.getVTList(VT, MVT::Other);
3998       SDValue Ops[2];
3999       Ops[0] = getValue(I.getOperand(1));
4000       Ops[1] = getRoot();
4001       SDValue Op = DAG.getNode(ISD::EHSELECTION, dl, VTs, Ops, 2);
4002       setValue(&I, Op);
4003       DAG.setRoot(Op.getValue(1));
4004     } else {
4005       setValue(&I, DAG.getConstant(0, VT));
4006     }
4007
4008     return 0;
4009   }
4010
4011   case Intrinsic::eh_typeid_for_i32:
4012   case Intrinsic::eh_typeid_for_i64: {
4013     MachineModuleInfo *MMI = DAG.getMachineModuleInfo();
4014     MVT VT = (Intrinsic == Intrinsic::eh_typeid_for_i32 ?
4015                          MVT::i32 : MVT::i64);
4016
4017     if (MMI) {
4018       // Find the type id for the given typeinfo.
4019       GlobalVariable *GV = ExtractTypeInfo(I.getOperand(1));
4020
4021       unsigned TypeID = MMI->getTypeIDFor(GV);
4022       setValue(&I, DAG.getConstant(TypeID, VT));
4023     } else {
4024       // Return something different to eh_selector.
4025       setValue(&I, DAG.getConstant(1, VT));
4026     }
4027
4028     return 0;
4029   }
4030
4031   case Intrinsic::eh_return_i32:
4032   case Intrinsic::eh_return_i64:
4033     if (MachineModuleInfo *MMI = DAG.getMachineModuleInfo()) {
4034       MMI->setCallsEHReturn(true);
4035       DAG.setRoot(DAG.getNode(ISD::EH_RETURN, dl,
4036                               MVT::Other,
4037                               getControlRoot(),
4038                               getValue(I.getOperand(1)),
4039                               getValue(I.getOperand(2))));
4040     } else {
4041       setValue(&I, DAG.getConstant(0, TLI.getPointerTy()));
4042     }
4043
4044     return 0;
4045   case Intrinsic::eh_unwind_init:
4046     if (MachineModuleInfo *MMI = DAG.getMachineModuleInfo()) {
4047       MMI->setCallsUnwindInit(true);
4048     }
4049
4050     return 0;
4051
4052   case Intrinsic::eh_dwarf_cfa: {
4053     MVT VT = getValue(I.getOperand(1)).getValueType();
4054     SDValue CfaArg;
4055     if (VT.bitsGT(TLI.getPointerTy()))
4056       CfaArg = DAG.getNode(ISD::TRUNCATE, dl,
4057                            TLI.getPointerTy(), getValue(I.getOperand(1)));
4058     else
4059       CfaArg = DAG.getNode(ISD::SIGN_EXTEND, dl,
4060                            TLI.getPointerTy(), getValue(I.getOperand(1)));
4061
4062     SDValue Offset = DAG.getNode(ISD::ADD, dl,
4063                                  TLI.getPointerTy(),
4064                                  DAG.getNode(ISD::FRAME_TO_ARGS_OFFSET, dl,
4065                                              TLI.getPointerTy()),
4066                                  CfaArg);
4067     setValue(&I, DAG.getNode(ISD::ADD, dl,
4068                              TLI.getPointerTy(),
4069                              DAG.getNode(ISD::FRAMEADDR, dl,
4070                                          TLI.getPointerTy(),
4071                                          DAG.getConstant(0,
4072                                                          TLI.getPointerTy())),
4073                              Offset));
4074     return 0;
4075   }
4076
4077   case Intrinsic::convertff:
4078   case Intrinsic::convertfsi:
4079   case Intrinsic::convertfui:
4080   case Intrinsic::convertsif:
4081   case Intrinsic::convertuif:
4082   case Intrinsic::convertss:
4083   case Intrinsic::convertsu:
4084   case Intrinsic::convertus:
4085   case Intrinsic::convertuu: {
4086     ISD::CvtCode Code = ISD::CVT_INVALID;
4087     switch (Intrinsic) {
4088     case Intrinsic::convertff:  Code = ISD::CVT_FF; break;
4089     case Intrinsic::convertfsi: Code = ISD::CVT_FS; break;
4090     case Intrinsic::convertfui: Code = ISD::CVT_FU; break;
4091     case Intrinsic::convertsif: Code = ISD::CVT_SF; break;
4092     case Intrinsic::convertuif: Code = ISD::CVT_UF; break;
4093     case Intrinsic::convertss:  Code = ISD::CVT_SS; break;
4094     case Intrinsic::convertsu:  Code = ISD::CVT_SU; break;
4095     case Intrinsic::convertus:  Code = ISD::CVT_US; break;
4096     case Intrinsic::convertuu:  Code = ISD::CVT_UU; break;
4097     }
4098     MVT DestVT = TLI.getValueType(I.getType());
4099     Value* Op1 = I.getOperand(1);
4100     setValue(&I, DAG.getConvertRndSat(DestVT, getCurDebugLoc(), getValue(Op1),
4101                                 DAG.getValueType(DestVT),
4102                                 DAG.getValueType(getValue(Op1).getValueType()),
4103                                 getValue(I.getOperand(2)),
4104                                 getValue(I.getOperand(3)),
4105                                 Code));
4106     return 0;
4107   }
4108
4109   case Intrinsic::sqrt:
4110     setValue(&I, DAG.getNode(ISD::FSQRT, dl,
4111                              getValue(I.getOperand(1)).getValueType(),
4112                              getValue(I.getOperand(1))));
4113     return 0;
4114   case Intrinsic::powi:
4115     setValue(&I, DAG.getNode(ISD::FPOWI, dl,
4116                              getValue(I.getOperand(1)).getValueType(),
4117                              getValue(I.getOperand(1)),
4118                              getValue(I.getOperand(2))));
4119     return 0;
4120   case Intrinsic::sin:
4121     setValue(&I, DAG.getNode(ISD::FSIN, dl,
4122                              getValue(I.getOperand(1)).getValueType(),
4123                              getValue(I.getOperand(1))));
4124     return 0;
4125   case Intrinsic::cos:
4126     setValue(&I, DAG.getNode(ISD::FCOS, dl,
4127                              getValue(I.getOperand(1)).getValueType(),
4128                              getValue(I.getOperand(1))));
4129     return 0;
4130   case Intrinsic::log:
4131     visitLog(I);
4132     return 0;
4133   case Intrinsic::log2:
4134     visitLog2(I);
4135     return 0;
4136   case Intrinsic::log10:
4137     visitLog10(I);
4138     return 0;
4139   case Intrinsic::exp:
4140     visitExp(I);
4141     return 0;
4142   case Intrinsic::exp2:
4143     visitExp2(I);
4144     return 0;
4145   case Intrinsic::pow:
4146     visitPow(I);
4147     return 0;
4148   case Intrinsic::pcmarker: {
4149     SDValue Tmp = getValue(I.getOperand(1));
4150     DAG.setRoot(DAG.getNode(ISD::PCMARKER, dl, MVT::Other, getRoot(), Tmp));
4151     return 0;
4152   }
4153   case Intrinsic::readcyclecounter: {
4154     SDValue Op = getRoot();
4155     SDValue Tmp = DAG.getNode(ISD::READCYCLECOUNTER, dl,
4156                                 DAG.getNodeValueTypes(MVT::i64, MVT::Other), 2,
4157                                 &Op, 1);
4158     setValue(&I, Tmp);
4159     DAG.setRoot(Tmp.getValue(1));
4160     return 0;
4161   }
4162   case Intrinsic::part_select: {
4163     // Currently not implemented: just abort
4164     assert(0 && "part_select intrinsic not implemented");
4165     abort();
4166   }
4167   case Intrinsic::part_set: {
4168     // Currently not implemented: just abort
4169     assert(0 && "part_set intrinsic not implemented");
4170     abort();
4171   }
4172   case Intrinsic::bswap:
4173     setValue(&I, DAG.getNode(ISD::BSWAP, dl,
4174                              getValue(I.getOperand(1)).getValueType(),
4175                              getValue(I.getOperand(1))));
4176     return 0;
4177   case Intrinsic::cttz: {
4178     SDValue Arg = getValue(I.getOperand(1));
4179     MVT Ty = Arg.getValueType();
4180     SDValue result = DAG.getNode(ISD::CTTZ, dl, Ty, Arg);
4181     setValue(&I, result);
4182     return 0;
4183   }
4184   case Intrinsic::ctlz: {
4185     SDValue Arg = getValue(I.getOperand(1));
4186     MVT Ty = Arg.getValueType();
4187     SDValue result = DAG.getNode(ISD::CTLZ, dl, Ty, Arg);
4188     setValue(&I, result);
4189     return 0;
4190   }
4191   case Intrinsic::ctpop: {
4192     SDValue Arg = getValue(I.getOperand(1));
4193     MVT Ty = Arg.getValueType();
4194     SDValue result = DAG.getNode(ISD::CTPOP, dl, Ty, Arg);
4195     setValue(&I, result);
4196     return 0;
4197   }
4198   case Intrinsic::stacksave: {
4199     SDValue Op = getRoot();
4200     SDValue Tmp = DAG.getNode(ISD::STACKSAVE, dl,
4201               DAG.getNodeValueTypes(TLI.getPointerTy(), MVT::Other), 2, &Op, 1);
4202     setValue(&I, Tmp);
4203     DAG.setRoot(Tmp.getValue(1));
4204     return 0;
4205   }
4206   case Intrinsic::stackrestore: {
4207     SDValue Tmp = getValue(I.getOperand(1));
4208     DAG.setRoot(DAG.getNode(ISD::STACKRESTORE, dl, MVT::Other, getRoot(), Tmp));
4209     return 0;
4210   }
4211   case Intrinsic::stackprotector: {
4212     // Emit code into the DAG to store the stack guard onto the stack.
4213     MachineFunction &MF = DAG.getMachineFunction();
4214     MachineFrameInfo *MFI = MF.getFrameInfo();
4215     MVT PtrTy = TLI.getPointerTy();
4216
4217     SDValue Src = getValue(I.getOperand(1));   // The guard's value.
4218     AllocaInst *Slot = cast<AllocaInst>(I.getOperand(2));
4219
4220     int FI = FuncInfo.StaticAllocaMap[Slot];
4221     MFI->setStackProtectorIndex(FI);
4222
4223     SDValue FIN = DAG.getFrameIndex(FI, PtrTy);
4224
4225     // Store the stack protector onto the stack.
4226     SDValue Result = DAG.getStore(getRoot(), getCurDebugLoc(), Src, FIN,
4227                                   PseudoSourceValue::getFixedStack(FI),
4228                                   0, true);
4229     setValue(&I, Result);
4230     DAG.setRoot(Result);
4231     return 0;
4232   }
4233   case Intrinsic::var_annotation:
4234     // Discard annotate attributes
4235     return 0;
4236
4237   case Intrinsic::init_trampoline: {
4238     const Function *F = cast<Function>(I.getOperand(2)->stripPointerCasts());
4239
4240     SDValue Ops[6];
4241     Ops[0] = getRoot();
4242     Ops[1] = getValue(I.getOperand(1));
4243     Ops[2] = getValue(I.getOperand(2));
4244     Ops[3] = getValue(I.getOperand(3));
4245     Ops[4] = DAG.getSrcValue(I.getOperand(1));
4246     Ops[5] = DAG.getSrcValue(F);
4247
4248     SDValue Tmp = DAG.getNode(ISD::TRAMPOLINE, dl,
4249                                 DAG.getNodeValueTypes(TLI.getPointerTy(),
4250                                                       MVT::Other), 2,
4251                                 Ops, 6);
4252
4253     setValue(&I, Tmp);
4254     DAG.setRoot(Tmp.getValue(1));
4255     return 0;
4256   }
4257
4258   case Intrinsic::gcroot:
4259     if (GFI) {
4260       Value *Alloca = I.getOperand(1);
4261       Constant *TypeMap = cast<Constant>(I.getOperand(2));
4262
4263       FrameIndexSDNode *FI = cast<FrameIndexSDNode>(getValue(Alloca).getNode());
4264       GFI->addStackRoot(FI->getIndex(), TypeMap);
4265     }
4266     return 0;
4267
4268   case Intrinsic::gcread:
4269   case Intrinsic::gcwrite:
4270     assert(0 && "GC failed to lower gcread/gcwrite intrinsics!");
4271     return 0;
4272
4273   case Intrinsic::flt_rounds: {
4274     setValue(&I, DAG.getNode(ISD::FLT_ROUNDS_, dl, MVT::i32));
4275     return 0;
4276   }
4277
4278   case Intrinsic::trap: {
4279     DAG.setRoot(DAG.getNode(ISD::TRAP, dl,MVT::Other, getRoot()));
4280     return 0;
4281   }
4282
4283   case Intrinsic::uadd_with_overflow:
4284     return implVisitAluOverflow(I, ISD::UADDO);
4285   case Intrinsic::sadd_with_overflow:
4286     return implVisitAluOverflow(I, ISD::SADDO);
4287   case Intrinsic::usub_with_overflow:
4288     return implVisitAluOverflow(I, ISD::USUBO);
4289   case Intrinsic::ssub_with_overflow:
4290     return implVisitAluOverflow(I, ISD::SSUBO);
4291   case Intrinsic::umul_with_overflow:
4292     return implVisitAluOverflow(I, ISD::UMULO);
4293   case Intrinsic::smul_with_overflow:
4294     return implVisitAluOverflow(I, ISD::SMULO);
4295
4296   case Intrinsic::prefetch: {
4297     SDValue Ops[4];
4298     Ops[0] = getRoot();
4299     Ops[1] = getValue(I.getOperand(1));
4300     Ops[2] = getValue(I.getOperand(2));
4301     Ops[3] = getValue(I.getOperand(3));
4302     DAG.setRoot(DAG.getNode(ISD::PREFETCH, dl, MVT::Other, &Ops[0], 4));
4303     return 0;
4304   }
4305
4306   case Intrinsic::memory_barrier: {
4307     SDValue Ops[6];
4308     Ops[0] = getRoot();
4309     for (int x = 1; x < 6; ++x)
4310       Ops[x] = getValue(I.getOperand(x));
4311
4312     DAG.setRoot(DAG.getNode(ISD::MEMBARRIER, dl, MVT::Other, &Ops[0], 6));
4313     return 0;
4314   }
4315   case Intrinsic::atomic_cmp_swap: {
4316     SDValue Root = getRoot();
4317     SDValue L =
4318       DAG.getAtomic(ISD::ATOMIC_CMP_SWAP, getCurDebugLoc(),
4319                     getValue(I.getOperand(2)).getValueType().getSimpleVT(),
4320                     Root,
4321                     getValue(I.getOperand(1)),
4322                     getValue(I.getOperand(2)),
4323                     getValue(I.getOperand(3)),
4324                     I.getOperand(1));
4325     setValue(&I, L);
4326     DAG.setRoot(L.getValue(1));
4327     return 0;
4328   }
4329   case Intrinsic::atomic_load_add:
4330     return implVisitBinaryAtomic(I, ISD::ATOMIC_LOAD_ADD);
4331   case Intrinsic::atomic_load_sub:
4332     return implVisitBinaryAtomic(I, ISD::ATOMIC_LOAD_SUB);
4333   case Intrinsic::atomic_load_or:
4334     return implVisitBinaryAtomic(I, ISD::ATOMIC_LOAD_OR);
4335   case Intrinsic::atomic_load_xor:
4336     return implVisitBinaryAtomic(I, ISD::ATOMIC_LOAD_XOR);
4337   case Intrinsic::atomic_load_and:
4338     return implVisitBinaryAtomic(I, ISD::ATOMIC_LOAD_AND);
4339   case Intrinsic::atomic_load_nand:
4340     return implVisitBinaryAtomic(I, ISD::ATOMIC_LOAD_NAND);
4341   case Intrinsic::atomic_load_max:
4342     return implVisitBinaryAtomic(I, ISD::ATOMIC_LOAD_MAX);
4343   case Intrinsic::atomic_load_min:
4344     return implVisitBinaryAtomic(I, ISD::ATOMIC_LOAD_MIN);
4345   case Intrinsic::atomic_load_umin:
4346     return implVisitBinaryAtomic(I, ISD::ATOMIC_LOAD_UMIN);
4347   case Intrinsic::atomic_load_umax:
4348     return implVisitBinaryAtomic(I, ISD::ATOMIC_LOAD_UMAX);
4349   case Intrinsic::atomic_swap:
4350     return implVisitBinaryAtomic(I, ISD::ATOMIC_SWAP);
4351   }
4352 }
4353
4354
4355 void SelectionDAGLowering::LowerCallTo(CallSite CS, SDValue Callee,
4356                                        bool IsTailCall,
4357                                        MachineBasicBlock *LandingPad) {
4358   const PointerType *PT = cast<PointerType>(CS.getCalledValue()->getType());
4359   const FunctionType *FTy = cast<FunctionType>(PT->getElementType());
4360   MachineModuleInfo *MMI = DAG.getMachineModuleInfo();
4361   unsigned BeginLabel = 0, EndLabel = 0;
4362
4363   TargetLowering::ArgListTy Args;
4364   TargetLowering::ArgListEntry Entry;
4365   Args.reserve(CS.arg_size());
4366   for (CallSite::arg_iterator i = CS.arg_begin(), e = CS.arg_end();
4367        i != e; ++i) {
4368     SDValue ArgNode = getValue(*i);
4369     Entry.Node = ArgNode; Entry.Ty = (*i)->getType();
4370
4371     unsigned attrInd = i - CS.arg_begin() + 1;
4372     Entry.isSExt  = CS.paramHasAttr(attrInd, Attribute::SExt);
4373     Entry.isZExt  = CS.paramHasAttr(attrInd, Attribute::ZExt);
4374     Entry.isInReg = CS.paramHasAttr(attrInd, Attribute::InReg);
4375     Entry.isSRet  = CS.paramHasAttr(attrInd, Attribute::StructRet);
4376     Entry.isNest  = CS.paramHasAttr(attrInd, Attribute::Nest);
4377     Entry.isByVal = CS.paramHasAttr(attrInd, Attribute::ByVal);
4378     Entry.Alignment = CS.getParamAlignment(attrInd);
4379     Args.push_back(Entry);
4380   }
4381
4382   if (LandingPad && MMI) {
4383     // Insert a label before the invoke call to mark the try range.  This can be
4384     // used to detect deletion of the invoke via the MachineModuleInfo.
4385     BeginLabel = MMI->NextLabelID();
4386     // Both PendingLoads and PendingExports must be flushed here;
4387     // this call might not return.
4388     (void)getRoot();
4389     DAG.setRoot(DAG.getLabel(ISD::EH_LABEL, getControlRoot(), BeginLabel));
4390   }
4391
4392   std::pair<SDValue,SDValue> Result =
4393     TLI.LowerCallTo(getRoot(), CS.getType(),
4394                     CS.paramHasAttr(0, Attribute::SExt),
4395                     CS.paramHasAttr(0, Attribute::ZExt), FTy->isVarArg(),
4396                     CS.paramHasAttr(0, Attribute::InReg),
4397                     CS.getCallingConv(),
4398                     IsTailCall && PerformTailCallOpt,
4399                     Callee, Args, DAG, getCurDebugLoc());
4400   if (CS.getType() != Type::VoidTy)
4401     setValue(CS.getInstruction(), Result.first);
4402   DAG.setRoot(Result.second);
4403
4404   if (LandingPad && MMI) {
4405     // Insert a label at the end of the invoke call to mark the try range.  This
4406     // can be used to detect deletion of the invoke via the MachineModuleInfo.
4407     EndLabel = MMI->NextLabelID();
4408     DAG.setRoot(DAG.getLabel(ISD::EH_LABEL, getRoot(), EndLabel));
4409
4410     // Inform MachineModuleInfo of range.
4411     MMI->addInvoke(LandingPad, BeginLabel, EndLabel);
4412   }
4413 }
4414
4415
4416 void SelectionDAGLowering::visitCall(CallInst &I) {
4417   const char *RenameFn = 0;
4418   if (Function *F = I.getCalledFunction()) {
4419     if (F->isDeclaration()) {
4420       if (unsigned IID = F->getIntrinsicID()) {
4421         RenameFn = visitIntrinsicCall(I, IID);
4422         if (!RenameFn)
4423           return;
4424       }
4425     }
4426
4427     // Check for well-known libc/libm calls.  If the function is internal, it
4428     // can't be a library call.
4429     unsigned NameLen = F->getNameLen();
4430     if (!F->hasLocalLinkage() && NameLen) {
4431       const char *NameStr = F->getNameStart();
4432       if (NameStr[0] == 'c' &&
4433           ((NameLen == 8 && !strcmp(NameStr, "copysign")) ||
4434            (NameLen == 9 && !strcmp(NameStr, "copysignf")))) {
4435         if (I.getNumOperands() == 3 &&   // Basic sanity checks.
4436             I.getOperand(1)->getType()->isFloatingPoint() &&
4437             I.getType() == I.getOperand(1)->getType() &&
4438             I.getType() == I.getOperand(2)->getType()) {
4439           SDValue LHS = getValue(I.getOperand(1));
4440           SDValue RHS = getValue(I.getOperand(2));
4441           setValue(&I, DAG.getNode(ISD::FCOPYSIGN, getCurDebugLoc(), 
4442                                    LHS.getValueType(), LHS, RHS));
4443           return;
4444         }
4445       } else if (NameStr[0] == 'f' &&
4446                  ((NameLen == 4 && !strcmp(NameStr, "fabs")) ||
4447                   (NameLen == 5 && !strcmp(NameStr, "fabsf")) ||
4448                   (NameLen == 5 && !strcmp(NameStr, "fabsl")))) {
4449         if (I.getNumOperands() == 2 &&   // Basic sanity checks.
4450             I.getOperand(1)->getType()->isFloatingPoint() &&
4451             I.getType() == I.getOperand(1)->getType()) {
4452           SDValue Tmp = getValue(I.getOperand(1));
4453           setValue(&I, DAG.getNode(ISD::FABS, getCurDebugLoc(), 
4454                                    Tmp.getValueType(), Tmp));
4455           return;
4456         }
4457       } else if (NameStr[0] == 's' &&
4458                  ((NameLen == 3 && !strcmp(NameStr, "sin")) ||
4459                   (NameLen == 4 && !strcmp(NameStr, "sinf")) ||
4460                   (NameLen == 4 && !strcmp(NameStr, "sinl")))) {
4461         if (I.getNumOperands() == 2 &&   // Basic sanity checks.
4462             I.getOperand(1)->getType()->isFloatingPoint() &&
4463             I.getType() == I.getOperand(1)->getType()) {
4464           SDValue Tmp = getValue(I.getOperand(1));
4465           setValue(&I, DAG.getNode(ISD::FSIN, getCurDebugLoc(), 
4466                                    Tmp.getValueType(), Tmp));
4467           return;
4468         }
4469       } else if (NameStr[0] == 'c' &&
4470                  ((NameLen == 3 && !strcmp(NameStr, "cos")) ||
4471                   (NameLen == 4 && !strcmp(NameStr, "cosf")) ||
4472                   (NameLen == 4 && !strcmp(NameStr, "cosl")))) {
4473         if (I.getNumOperands() == 2 &&   // Basic sanity checks.
4474             I.getOperand(1)->getType()->isFloatingPoint() &&
4475             I.getType() == I.getOperand(1)->getType()) {
4476           SDValue Tmp = getValue(I.getOperand(1));
4477           setValue(&I, DAG.getNode(ISD::FCOS, getCurDebugLoc(), 
4478                                    Tmp.getValueType(), Tmp));
4479           return;
4480         }
4481       }
4482     }
4483   } else if (isa<InlineAsm>(I.getOperand(0))) {
4484     visitInlineAsm(&I);
4485     return;
4486   }
4487
4488   SDValue Callee;
4489   if (!RenameFn)
4490     Callee = getValue(I.getOperand(0));
4491   else
4492     Callee = DAG.getExternalSymbol(RenameFn, TLI.getPointerTy());
4493
4494   LowerCallTo(&I, Callee, I.isTailCall());
4495 }
4496
4497
4498 /// getCopyFromRegs - Emit a series of CopyFromReg nodes that copies from
4499 /// this value and returns the result as a ValueVT value.  This uses
4500 /// Chain/Flag as the input and updates them for the output Chain/Flag.
4501 /// If the Flag pointer is NULL, no flag is used.
4502 SDValue RegsForValue::getCopyFromRegs(SelectionDAG &DAG, DebugLoc dl,
4503                                       SDValue &Chain,
4504                                       SDValue *Flag) const {
4505   // Assemble the legal parts into the final values.
4506   SmallVector<SDValue, 4> Values(ValueVTs.size());
4507   SmallVector<SDValue, 8> Parts;
4508   for (unsigned Value = 0, Part = 0, e = ValueVTs.size(); Value != e; ++Value) {
4509     // Copy the legal parts from the registers.
4510     MVT ValueVT = ValueVTs[Value];
4511     unsigned NumRegs = TLI->getNumRegisters(ValueVT);
4512     MVT RegisterVT = RegVTs[Value];
4513
4514     Parts.resize(NumRegs);
4515     for (unsigned i = 0; i != NumRegs; ++i) {
4516       SDValue P;
4517       if (Flag == 0)
4518         P = DAG.getCopyFromReg(Chain, dl, Regs[Part+i], RegisterVT);
4519       else {
4520         P = DAG.getCopyFromReg(Chain, dl, Regs[Part+i], RegisterVT, *Flag);
4521         *Flag = P.getValue(2);
4522       }
4523       Chain = P.getValue(1);
4524
4525       // If the source register was virtual and if we know something about it,
4526       // add an assert node.
4527       if (TargetRegisterInfo::isVirtualRegister(Regs[Part+i]) &&
4528           RegisterVT.isInteger() && !RegisterVT.isVector()) {
4529         unsigned SlotNo = Regs[Part+i]-TargetRegisterInfo::FirstVirtualRegister;
4530         FunctionLoweringInfo &FLI = DAG.getFunctionLoweringInfo();
4531         if (FLI.LiveOutRegInfo.size() > SlotNo) {
4532           FunctionLoweringInfo::LiveOutInfo &LOI = FLI.LiveOutRegInfo[SlotNo];
4533
4534           unsigned RegSize = RegisterVT.getSizeInBits();
4535           unsigned NumSignBits = LOI.NumSignBits;
4536           unsigned NumZeroBits = LOI.KnownZero.countLeadingOnes();
4537
4538           // FIXME: We capture more information than the dag can represent.  For
4539           // now, just use the tightest assertzext/assertsext possible.
4540           bool isSExt = true;
4541           MVT FromVT(MVT::Other);
4542           if (NumSignBits == RegSize)
4543             isSExt = true, FromVT = MVT::i1;   // ASSERT SEXT 1
4544           else if (NumZeroBits >= RegSize-1)
4545             isSExt = false, FromVT = MVT::i1;  // ASSERT ZEXT 1
4546           else if (NumSignBits > RegSize-8)
4547             isSExt = true, FromVT = MVT::i8;   // ASSERT SEXT 8
4548           else if (NumZeroBits >= RegSize-9)
4549             isSExt = false, FromVT = MVT::i8;  // ASSERT ZEXT 8
4550           else if (NumSignBits > RegSize-16)
4551             isSExt = true, FromVT = MVT::i16;  // ASSERT SEXT 16
4552           else if (NumZeroBits >= RegSize-17)
4553             isSExt = false, FromVT = MVT::i16; // ASSERT ZEXT 16
4554           else if (NumSignBits > RegSize-32)
4555             isSExt = true, FromVT = MVT::i32;  // ASSERT SEXT 32
4556           else if (NumZeroBits >= RegSize-33)
4557             isSExt = false, FromVT = MVT::i32; // ASSERT ZEXT 32
4558
4559           if (FromVT != MVT::Other) {
4560             P = DAG.getNode(isSExt ? ISD::AssertSext : ISD::AssertZext, dl,
4561                             RegisterVT, P, DAG.getValueType(FromVT));
4562
4563           }
4564         }
4565       }
4566
4567       Parts[i] = P;
4568     }
4569
4570     Values[Value] = getCopyFromParts(DAG, dl, Parts.begin(), 
4571                                      NumRegs, RegisterVT, ValueVT);
4572     Part += NumRegs;
4573     Parts.clear();
4574   }
4575
4576   return DAG.getNode(ISD::MERGE_VALUES, dl,
4577                      DAG.getVTList(&ValueVTs[0], ValueVTs.size()),
4578                      &Values[0], ValueVTs.size());
4579 }
4580
4581 /// getCopyToRegs - Emit a series of CopyToReg nodes that copies the
4582 /// specified value into the registers specified by this object.  This uses
4583 /// Chain/Flag as the input and updates them for the output Chain/Flag.
4584 /// If the Flag pointer is NULL, no flag is used.
4585 void RegsForValue::getCopyToRegs(SDValue Val, SelectionDAG &DAG, DebugLoc dl,
4586                                  SDValue &Chain, SDValue *Flag) const {
4587   // Get the list of the values's legal parts.
4588   unsigned NumRegs = Regs.size();
4589   SmallVector<SDValue, 8> Parts(NumRegs);
4590   for (unsigned Value = 0, Part = 0, e = ValueVTs.size(); Value != e; ++Value) {
4591     MVT ValueVT = ValueVTs[Value];
4592     unsigned NumParts = TLI->getNumRegisters(ValueVT);
4593     MVT RegisterVT = RegVTs[Value];
4594
4595     getCopyToParts(DAG, dl, Val.getValue(Val.getResNo() + Value),
4596                    &Parts[Part], NumParts, RegisterVT);
4597     Part += NumParts;
4598   }
4599
4600   // Copy the parts into the registers.
4601   SmallVector<SDValue, 8> Chains(NumRegs);
4602   for (unsigned i = 0; i != NumRegs; ++i) {
4603     SDValue Part;
4604     if (Flag == 0)
4605       Part = DAG.getCopyToReg(Chain, dl, Regs[i], Parts[i]);
4606     else {
4607       Part = DAG.getCopyToReg(Chain, dl, Regs[i], Parts[i], *Flag);
4608       *Flag = Part.getValue(1);
4609     }
4610     Chains[i] = Part.getValue(0);
4611   }
4612
4613   if (NumRegs == 1 || Flag)
4614     // If NumRegs > 1 && Flag is used then the use of the last CopyToReg is
4615     // flagged to it. That is the CopyToReg nodes and the user are considered
4616     // a single scheduling unit. If we create a TokenFactor and return it as
4617     // chain, then the TokenFactor is both a predecessor (operand) of the
4618     // user as well as a successor (the TF operands are flagged to the user).
4619     // c1, f1 = CopyToReg
4620     // c2, f2 = CopyToReg
4621     // c3     = TokenFactor c1, c2
4622     // ...
4623     //        = op c3, ..., f2
4624     Chain = Chains[NumRegs-1];
4625   else
4626     Chain = DAG.getNode(ISD::TokenFactor, dl, MVT::Other, &Chains[0], NumRegs);
4627 }
4628
4629 /// AddInlineAsmOperands - Add this value to the specified inlineasm node
4630 /// operand list.  This adds the code marker and includes the number of
4631 /// values added into it.
4632 void RegsForValue::AddInlineAsmOperands(unsigned Code, SelectionDAG &DAG,
4633                                         std::vector<SDValue> &Ops) const {
4634   MVT IntPtrTy = DAG.getTargetLoweringInfo().getPointerTy();
4635   Ops.push_back(DAG.getTargetConstant(Code | (Regs.size() << 3), IntPtrTy));
4636   for (unsigned Value = 0, Reg = 0, e = ValueVTs.size(); Value != e; ++Value) {
4637     unsigned NumRegs = TLI->getNumRegisters(ValueVTs[Value]);
4638     MVT RegisterVT = RegVTs[Value];
4639     for (unsigned i = 0; i != NumRegs; ++i) {
4640       assert(Reg < Regs.size() && "Mismatch in # registers expected");
4641       Ops.push_back(DAG.getRegister(Regs[Reg++], RegisterVT));
4642     }
4643   }
4644 }
4645
4646 /// isAllocatableRegister - If the specified register is safe to allocate,
4647 /// i.e. it isn't a stack pointer or some other special register, return the
4648 /// register class for the register.  Otherwise, return null.
4649 static const TargetRegisterClass *
4650 isAllocatableRegister(unsigned Reg, MachineFunction &MF,
4651                       const TargetLowering &TLI,
4652                       const TargetRegisterInfo *TRI) {
4653   MVT FoundVT = MVT::Other;
4654   const TargetRegisterClass *FoundRC = 0;
4655   for (TargetRegisterInfo::regclass_iterator RCI = TRI->regclass_begin(),
4656        E = TRI->regclass_end(); RCI != E; ++RCI) {
4657     MVT ThisVT = MVT::Other;
4658
4659     const TargetRegisterClass *RC = *RCI;
4660     // If none of the the value types for this register class are valid, we
4661     // can't use it.  For example, 64-bit reg classes on 32-bit targets.
4662     for (TargetRegisterClass::vt_iterator I = RC->vt_begin(), E = RC->vt_end();
4663          I != E; ++I) {
4664       if (TLI.isTypeLegal(*I)) {
4665         // If we have already found this register in a different register class,
4666         // choose the one with the largest VT specified.  For example, on
4667         // PowerPC, we favor f64 register classes over f32.
4668         if (FoundVT == MVT::Other || FoundVT.bitsLT(*I)) {
4669           ThisVT = *I;
4670           break;
4671         }
4672       }
4673     }
4674
4675     if (ThisVT == MVT::Other) continue;
4676
4677     // NOTE: This isn't ideal.  In particular, this might allocate the
4678     // frame pointer in functions that need it (due to them not being taken
4679     // out of allocation, because a variable sized allocation hasn't been seen
4680     // yet).  This is a slight code pessimization, but should still work.
4681     for (TargetRegisterClass::iterator I = RC->allocation_order_begin(MF),
4682          E = RC->allocation_order_end(MF); I != E; ++I)
4683       if (*I == Reg) {
4684         // We found a matching register class.  Keep looking at others in case
4685         // we find one with larger registers that this physreg is also in.
4686         FoundRC = RC;
4687         FoundVT = ThisVT;
4688         break;
4689       }
4690   }
4691   return FoundRC;
4692 }
4693
4694
4695 namespace llvm {
4696 /// AsmOperandInfo - This contains information for each constraint that we are
4697 /// lowering.
4698 struct VISIBILITY_HIDDEN SDISelAsmOperandInfo :
4699     public TargetLowering::AsmOperandInfo {
4700   /// CallOperand - If this is the result output operand or a clobber
4701   /// this is null, otherwise it is the incoming operand to the CallInst.
4702   /// This gets modified as the asm is processed.
4703   SDValue CallOperand;
4704
4705   /// AssignedRegs - If this is a register or register class operand, this
4706   /// contains the set of register corresponding to the operand.
4707   RegsForValue AssignedRegs;
4708
4709   explicit SDISelAsmOperandInfo(const InlineAsm::ConstraintInfo &info)
4710     : TargetLowering::AsmOperandInfo(info), CallOperand(0,0) {
4711   }
4712
4713   /// MarkAllocatedRegs - Once AssignedRegs is set, mark the assigned registers
4714   /// busy in OutputRegs/InputRegs.
4715   void MarkAllocatedRegs(bool isOutReg, bool isInReg,
4716                          std::set<unsigned> &OutputRegs,
4717                          std::set<unsigned> &InputRegs,
4718                          const TargetRegisterInfo &TRI) const {
4719     if (isOutReg) {
4720       for (unsigned i = 0, e = AssignedRegs.Regs.size(); i != e; ++i)
4721         MarkRegAndAliases(AssignedRegs.Regs[i], OutputRegs, TRI);
4722     }
4723     if (isInReg) {
4724       for (unsigned i = 0, e = AssignedRegs.Regs.size(); i != e; ++i)
4725         MarkRegAndAliases(AssignedRegs.Regs[i], InputRegs, TRI);
4726     }
4727   }
4728
4729   /// getCallOperandValMVT - Return the MVT of the Value* that this operand
4730   /// corresponds to.  If there is no Value* for this operand, it returns
4731   /// MVT::Other.
4732   MVT getCallOperandValMVT(const TargetLowering &TLI,
4733                            const TargetData *TD) const {
4734     if (CallOperandVal == 0) return MVT::Other;
4735
4736     if (isa<BasicBlock>(CallOperandVal))
4737       return TLI.getPointerTy();
4738
4739     const llvm::Type *OpTy = CallOperandVal->getType();
4740
4741     // If this is an indirect operand, the operand is a pointer to the
4742     // accessed type.
4743     if (isIndirect)
4744       OpTy = cast<PointerType>(OpTy)->getElementType();
4745
4746     // If OpTy is not a single value, it may be a struct/union that we
4747     // can tile with integers.
4748     if (!OpTy->isSingleValueType() && OpTy->isSized()) {
4749       unsigned BitSize = TD->getTypeSizeInBits(OpTy);
4750       switch (BitSize) {
4751       default: break;
4752       case 1:
4753       case 8:
4754       case 16:
4755       case 32:
4756       case 64:
4757       case 128:
4758         OpTy = IntegerType::get(BitSize);
4759         break;
4760       }
4761     }
4762
4763     return TLI.getValueType(OpTy, true);
4764   }
4765
4766 private:
4767   /// MarkRegAndAliases - Mark the specified register and all aliases in the
4768   /// specified set.
4769   static void MarkRegAndAliases(unsigned Reg, std::set<unsigned> &Regs,
4770                                 const TargetRegisterInfo &TRI) {
4771     assert(TargetRegisterInfo::isPhysicalRegister(Reg) && "Isn't a physreg");
4772     Regs.insert(Reg);
4773     if (const unsigned *Aliases = TRI.getAliasSet(Reg))
4774       for (; *Aliases; ++Aliases)
4775         Regs.insert(*Aliases);
4776   }
4777 };
4778 } // end llvm namespace.
4779
4780
4781 /// GetRegistersForValue - Assign registers (virtual or physical) for the
4782 /// specified operand.  We prefer to assign virtual registers, to allow the
4783 /// register allocator handle the assignment process.  However, if the asm uses
4784 /// features that we can't model on machineinstrs, we have SDISel do the
4785 /// allocation.  This produces generally horrible, but correct, code.
4786 ///
4787 ///   OpInfo describes the operand.
4788 ///   Input and OutputRegs are the set of already allocated physical registers.
4789 ///
4790 void SelectionDAGLowering::
4791 GetRegistersForValue(SDISelAsmOperandInfo &OpInfo,
4792                      std::set<unsigned> &OutputRegs,
4793                      std::set<unsigned> &InputRegs) {
4794   // Compute whether this value requires an input register, an output register,
4795   // or both.
4796   bool isOutReg = false;
4797   bool isInReg = false;
4798   switch (OpInfo.Type) {
4799   case InlineAsm::isOutput:
4800     isOutReg = true;
4801
4802     // If there is an input constraint that matches this, we need to reserve
4803     // the input register so no other inputs allocate to it.
4804     isInReg = OpInfo.hasMatchingInput();
4805     break;
4806   case InlineAsm::isInput:
4807     isInReg = true;
4808     isOutReg = false;
4809     break;
4810   case InlineAsm::isClobber:
4811     isOutReg = true;
4812     isInReg = true;
4813     break;
4814   }
4815
4816
4817   MachineFunction &MF = DAG.getMachineFunction();
4818   SmallVector<unsigned, 4> Regs;
4819
4820   // If this is a constraint for a single physreg, or a constraint for a
4821   // register class, find it.
4822   std::pair<unsigned, const TargetRegisterClass*> PhysReg =
4823     TLI.getRegForInlineAsmConstraint(OpInfo.ConstraintCode,
4824                                      OpInfo.ConstraintVT);
4825
4826   unsigned NumRegs = 1;
4827   if (OpInfo.ConstraintVT != MVT::Other) {
4828     // If this is a FP input in an integer register (or visa versa) insert a bit
4829     // cast of the input value.  More generally, handle any case where the input
4830     // value disagrees with the register class we plan to stick this in.
4831     if (OpInfo.Type == InlineAsm::isInput &&
4832         PhysReg.second && !PhysReg.second->hasType(OpInfo.ConstraintVT)) {
4833       // Try to convert to the first MVT that the reg class contains.  If the
4834       // types are identical size, use a bitcast to convert (e.g. two differing
4835       // vector types).
4836       MVT RegVT = *PhysReg.second->vt_begin();
4837       if (RegVT.getSizeInBits() == OpInfo.ConstraintVT.getSizeInBits()) {
4838         OpInfo.CallOperand = DAG.getNode(ISD::BIT_CONVERT, getCurDebugLoc(),
4839                                          RegVT, OpInfo.CallOperand);
4840         OpInfo.ConstraintVT = RegVT;
4841       } else if (RegVT.isInteger() && OpInfo.ConstraintVT.isFloatingPoint()) {
4842         // If the input is a FP value and we want it in FP registers, do a
4843         // bitcast to the corresponding integer type.  This turns an f64 value
4844         // into i64, which can be passed with two i32 values on a 32-bit
4845         // machine.
4846         RegVT = MVT::getIntegerVT(OpInfo.ConstraintVT.getSizeInBits());
4847         OpInfo.CallOperand = DAG.getNode(ISD::BIT_CONVERT, getCurDebugLoc(),
4848                                          RegVT, OpInfo.CallOperand);
4849         OpInfo.ConstraintVT = RegVT;
4850       }
4851     }
4852
4853     NumRegs = TLI.getNumRegisters(OpInfo.ConstraintVT);
4854   }
4855
4856   MVT RegVT;
4857   MVT ValueVT = OpInfo.ConstraintVT;
4858
4859   // If this is a constraint for a specific physical register, like {r17},
4860   // assign it now.
4861   if (PhysReg.first) {
4862     if (OpInfo.ConstraintVT == MVT::Other)
4863       ValueVT = *PhysReg.second->vt_begin();
4864
4865     // Get the actual register value type.  This is important, because the user
4866     // may have asked for (e.g.) the AX register in i32 type.  We need to
4867     // remember that AX is actually i16 to get the right extension.
4868     RegVT = *PhysReg.second->vt_begin();
4869
4870     // This is a explicit reference to a physical register.
4871     Regs.push_back(PhysReg.first);
4872
4873     // If this is an expanded reference, add the rest of the regs to Regs.
4874     if (NumRegs != 1) {
4875       TargetRegisterClass::iterator I = PhysReg.second->begin();
4876       for (; *I != PhysReg.first; ++I)
4877         assert(I != PhysReg.second->end() && "Didn't find reg!");
4878
4879       // Already added the first reg.
4880       --NumRegs; ++I;
4881       for (; NumRegs; --NumRegs, ++I) {
4882         assert(I != PhysReg.second->end() && "Ran out of registers to allocate!");
4883         Regs.push_back(*I);
4884       }
4885     }
4886     OpInfo.AssignedRegs = RegsForValue(TLI, Regs, RegVT, ValueVT);
4887     const TargetRegisterInfo *TRI = DAG.getTarget().getRegisterInfo();
4888     OpInfo.MarkAllocatedRegs(isOutReg, isInReg, OutputRegs, InputRegs, *TRI);
4889     return;
4890   }
4891
4892   // Otherwise, if this was a reference to an LLVM register class, create vregs
4893   // for this reference.
4894   std::vector<unsigned> RegClassRegs;
4895   const TargetRegisterClass *RC = PhysReg.second;
4896   if (RC) {
4897     // If this is a tied register, our regalloc doesn't know how to maintain
4898     // the constraint, so we have to pick a register to pin the input/output to.
4899     // If it isn't a matched constraint, go ahead and create vreg and let the
4900     // regalloc do its thing.
4901     if (!OpInfo.hasMatchingInput()) {
4902       RegVT = *PhysReg.second->vt_begin();
4903       if (OpInfo.ConstraintVT == MVT::Other)
4904         ValueVT = RegVT;
4905
4906       // Create the appropriate number of virtual registers.
4907       MachineRegisterInfo &RegInfo = MF.getRegInfo();
4908       for (; NumRegs; --NumRegs)
4909         Regs.push_back(RegInfo.createVirtualRegister(PhysReg.second));
4910
4911       OpInfo.AssignedRegs = RegsForValue(TLI, Regs, RegVT, ValueVT);
4912       return;
4913     }
4914
4915     // Otherwise, we can't allocate it.  Let the code below figure out how to
4916     // maintain these constraints.
4917     RegClassRegs.assign(PhysReg.second->begin(), PhysReg.second->end());
4918
4919   } else {
4920     // This is a reference to a register class that doesn't directly correspond
4921     // to an LLVM register class.  Allocate NumRegs consecutive, available,
4922     // registers from the class.
4923     RegClassRegs = TLI.getRegClassForInlineAsmConstraint(OpInfo.ConstraintCode,
4924                                                          OpInfo.ConstraintVT);
4925   }
4926
4927   const TargetRegisterInfo *TRI = DAG.getTarget().getRegisterInfo();
4928   unsigned NumAllocated = 0;
4929   for (unsigned i = 0, e = RegClassRegs.size(); i != e; ++i) {
4930     unsigned Reg = RegClassRegs[i];
4931     // See if this register is available.
4932     if ((isOutReg && OutputRegs.count(Reg)) ||   // Already used.
4933         (isInReg  && InputRegs.count(Reg))) {    // Already used.
4934       // Make sure we find consecutive registers.
4935       NumAllocated = 0;
4936       continue;
4937     }
4938
4939     // Check to see if this register is allocatable (i.e. don't give out the
4940     // stack pointer).
4941     if (RC == 0) {
4942       RC = isAllocatableRegister(Reg, MF, TLI, TRI);
4943       if (!RC) {        // Couldn't allocate this register.
4944         // Reset NumAllocated to make sure we return consecutive registers.
4945         NumAllocated = 0;
4946         continue;
4947       }
4948     }
4949
4950     // Okay, this register is good, we can use it.
4951     ++NumAllocated;
4952
4953     // If we allocated enough consecutive registers, succeed.
4954     if (NumAllocated == NumRegs) {
4955       unsigned RegStart = (i-NumAllocated)+1;
4956       unsigned RegEnd   = i+1;
4957       // Mark all of the allocated registers used.
4958       for (unsigned i = RegStart; i != RegEnd; ++i)
4959         Regs.push_back(RegClassRegs[i]);
4960
4961       OpInfo.AssignedRegs = RegsForValue(TLI, Regs, *RC->vt_begin(),
4962                                          OpInfo.ConstraintVT);
4963       OpInfo.MarkAllocatedRegs(isOutReg, isInReg, OutputRegs, InputRegs, *TRI);
4964       return;
4965     }
4966   }
4967
4968   // Otherwise, we couldn't allocate enough registers for this.
4969 }
4970
4971 /// hasInlineAsmMemConstraint - Return true if the inline asm instruction being
4972 /// processed uses a memory 'm' constraint.
4973 static bool
4974 hasInlineAsmMemConstraint(std::vector<InlineAsm::ConstraintInfo> &CInfos,
4975                           const TargetLowering &TLI) {
4976   for (unsigned i = 0, e = CInfos.size(); i != e; ++i) {
4977     InlineAsm::ConstraintInfo &CI = CInfos[i];
4978     for (unsigned j = 0, ee = CI.Codes.size(); j != ee; ++j) {
4979       TargetLowering::ConstraintType CType = TLI.getConstraintType(CI.Codes[j]);
4980       if (CType == TargetLowering::C_Memory)
4981         return true;
4982     }
4983   }
4984
4985   return false;
4986 }
4987
4988 /// visitInlineAsm - Handle a call to an InlineAsm object.
4989 ///
4990 void SelectionDAGLowering::visitInlineAsm(CallSite CS) {
4991   InlineAsm *IA = cast<InlineAsm>(CS.getCalledValue());
4992
4993   /// ConstraintOperands - Information about all of the constraints.
4994   std::vector<SDISelAsmOperandInfo> ConstraintOperands;
4995
4996   SDValue Chain = getRoot();
4997   SDValue Flag;
4998
4999   std::set<unsigned> OutputRegs, InputRegs;
5000
5001   // Do a prepass over the constraints, canonicalizing them, and building up the
5002   // ConstraintOperands list.
5003   std::vector<InlineAsm::ConstraintInfo>
5004     ConstraintInfos = IA->ParseConstraints();
5005
5006   bool hasMemory = hasInlineAsmMemConstraint(ConstraintInfos, TLI);
5007
5008   unsigned ArgNo = 0;   // ArgNo - The argument of the CallInst.
5009   unsigned ResNo = 0;   // ResNo - The result number of the next output.
5010   for (unsigned i = 0, e = ConstraintInfos.size(); i != e; ++i) {
5011     ConstraintOperands.push_back(SDISelAsmOperandInfo(ConstraintInfos[i]));
5012     SDISelAsmOperandInfo &OpInfo = ConstraintOperands.back();
5013
5014     MVT OpVT = MVT::Other;
5015
5016     // Compute the value type for each operand.
5017     switch (OpInfo.Type) {
5018     case InlineAsm::isOutput:
5019       // Indirect outputs just consume an argument.
5020       if (OpInfo.isIndirect) {
5021         OpInfo.CallOperandVal = CS.getArgument(ArgNo++);
5022         break;
5023       }
5024
5025       // The return value of the call is this value.  As such, there is no
5026       // corresponding argument.
5027       assert(CS.getType() != Type::VoidTy && "Bad inline asm!");
5028       if (const StructType *STy = dyn_cast<StructType>(CS.getType())) {
5029         OpVT = TLI.getValueType(STy->getElementType(ResNo));
5030       } else {
5031         assert(ResNo == 0 && "Asm only has one result!");
5032         OpVT = TLI.getValueType(CS.getType());
5033       }
5034       ++ResNo;
5035       break;
5036     case InlineAsm::isInput:
5037       OpInfo.CallOperandVal = CS.getArgument(ArgNo++);
5038       break;
5039     case InlineAsm::isClobber:
5040       // Nothing to do.
5041       break;
5042     }
5043
5044     // If this is an input or an indirect output, process the call argument.
5045     // BasicBlocks are labels, currently appearing only in asm's.
5046     if (OpInfo.CallOperandVal) {
5047       if (BasicBlock *BB = dyn_cast<BasicBlock>(OpInfo.CallOperandVal)) {
5048         OpInfo.CallOperand = DAG.getBasicBlock(FuncInfo.MBBMap[BB]);
5049       } else {
5050         OpInfo.CallOperand = getValue(OpInfo.CallOperandVal);
5051       }
5052
5053       OpVT = OpInfo.getCallOperandValMVT(TLI, TD);
5054     }
5055
5056     OpInfo.ConstraintVT = OpVT;
5057   }
5058
5059   // Second pass over the constraints: compute which constraint option to use
5060   // and assign registers to constraints that want a specific physreg.
5061   for (unsigned i = 0, e = ConstraintInfos.size(); i != e; ++i) {
5062     SDISelAsmOperandInfo &OpInfo = ConstraintOperands[i];
5063
5064     // If this is an output operand with a matching input operand, look up the
5065     // matching input. If their types mismatch, e.g. one is an integer, the
5066     // other is floating point, or their sizes are different, flag it as an
5067     // error.
5068     if (OpInfo.hasMatchingInput()) {
5069       SDISelAsmOperandInfo &Input = ConstraintOperands[OpInfo.MatchingInput];
5070       if (OpInfo.ConstraintVT != Input.ConstraintVT) {
5071         if ((OpInfo.ConstraintVT.isInteger() !=
5072              Input.ConstraintVT.isInteger()) ||
5073             (OpInfo.ConstraintVT.getSizeInBits() !=
5074              Input.ConstraintVT.getSizeInBits())) {
5075           cerr << "Unsupported asm: input constraint with a matching output "
5076                << "constraint of incompatible type!\n";
5077           exit(1);
5078         }
5079         Input.ConstraintVT = OpInfo.ConstraintVT;
5080       }
5081     }
5082
5083     // Compute the constraint code and ConstraintType to use.
5084     TLI.ComputeConstraintToUse(OpInfo, OpInfo.CallOperand, hasMemory, &DAG);
5085
5086     // If this is a memory input, and if the operand is not indirect, do what we
5087     // need to to provide an address for the memory input.
5088     if (OpInfo.ConstraintType == TargetLowering::C_Memory &&
5089         !OpInfo.isIndirect) {
5090       assert(OpInfo.Type == InlineAsm::isInput &&
5091              "Can only indirectify direct input operands!");
5092
5093       // Memory operands really want the address of the value.  If we don't have
5094       // an indirect input, put it in the constpool if we can, otherwise spill
5095       // it to a stack slot.
5096
5097       // If the operand is a float, integer, or vector constant, spill to a
5098       // constant pool entry to get its address.
5099       Value *OpVal = OpInfo.CallOperandVal;
5100       if (isa<ConstantFP>(OpVal) || isa<ConstantInt>(OpVal) ||
5101           isa<ConstantVector>(OpVal)) {
5102         OpInfo.CallOperand = DAG.getConstantPool(cast<Constant>(OpVal),
5103                                                  TLI.getPointerTy());
5104       } else {
5105         // Otherwise, create a stack slot and emit a store to it before the
5106         // asm.
5107         const Type *Ty = OpVal->getType();
5108         uint64_t TySize = TLI.getTargetData()->getTypePaddedSize(Ty);
5109         unsigned Align  = TLI.getTargetData()->getPrefTypeAlignment(Ty);
5110         MachineFunction &MF = DAG.getMachineFunction();
5111         int SSFI = MF.getFrameInfo()->CreateStackObject(TySize, Align);
5112         SDValue StackSlot = DAG.getFrameIndex(SSFI, TLI.getPointerTy());
5113         Chain = DAG.getStore(Chain, getCurDebugLoc(),
5114                              OpInfo.CallOperand, StackSlot, NULL, 0);
5115         OpInfo.CallOperand = StackSlot;
5116       }
5117
5118       // There is no longer a Value* corresponding to this operand.
5119       OpInfo.CallOperandVal = 0;
5120       // It is now an indirect operand.
5121       OpInfo.isIndirect = true;
5122     }
5123
5124     // If this constraint is for a specific register, allocate it before
5125     // anything else.
5126     if (OpInfo.ConstraintType == TargetLowering::C_Register)
5127       GetRegistersForValue(OpInfo, OutputRegs, InputRegs);
5128   }
5129   ConstraintInfos.clear();
5130
5131
5132   // Second pass - Loop over all of the operands, assigning virtual or physregs
5133   // to register class operands.
5134   for (unsigned i = 0, e = ConstraintOperands.size(); i != e; ++i) {
5135     SDISelAsmOperandInfo &OpInfo = ConstraintOperands[i];
5136
5137     // C_Register operands have already been allocated, Other/Memory don't need
5138     // to be.
5139     if (OpInfo.ConstraintType == TargetLowering::C_RegisterClass)
5140       GetRegistersForValue(OpInfo, OutputRegs, InputRegs);
5141   }
5142
5143   // AsmNodeOperands - The operands for the ISD::INLINEASM node.
5144   std::vector<SDValue> AsmNodeOperands;
5145   AsmNodeOperands.push_back(SDValue());  // reserve space for input chain
5146   AsmNodeOperands.push_back(
5147           DAG.getTargetExternalSymbol(IA->getAsmString().c_str(), MVT::Other));
5148
5149
5150   // Loop over all of the inputs, copying the operand values into the
5151   // appropriate registers and processing the output regs.
5152   RegsForValue RetValRegs;
5153
5154   // IndirectStoresToEmit - The set of stores to emit after the inline asm node.
5155   std::vector<std::pair<RegsForValue, Value*> > IndirectStoresToEmit;
5156
5157   for (unsigned i = 0, e = ConstraintOperands.size(); i != e; ++i) {
5158     SDISelAsmOperandInfo &OpInfo = ConstraintOperands[i];
5159
5160     switch (OpInfo.Type) {
5161     case InlineAsm::isOutput: {
5162       if (OpInfo.ConstraintType != TargetLowering::C_RegisterClass &&
5163           OpInfo.ConstraintType != TargetLowering::C_Register) {
5164         // Memory output, or 'other' output (e.g. 'X' constraint).
5165         assert(OpInfo.isIndirect && "Memory output must be indirect operand");
5166
5167         // Add information to the INLINEASM node to know about this output.
5168         unsigned ResOpType = 4/*MEM*/ | (1<<3);
5169         AsmNodeOperands.push_back(DAG.getTargetConstant(ResOpType,
5170                                                         TLI.getPointerTy()));
5171         AsmNodeOperands.push_back(OpInfo.CallOperand);
5172         break;
5173       }
5174
5175       // Otherwise, this is a register or register class output.
5176
5177       // Copy the output from the appropriate register.  Find a register that
5178       // we can use.
5179       if (OpInfo.AssignedRegs.Regs.empty()) {
5180         cerr << "Couldn't allocate output reg for constraint '"
5181              << OpInfo.ConstraintCode << "'!\n";
5182         exit(1);
5183       }
5184
5185       // If this is an indirect operand, store through the pointer after the
5186       // asm.
5187       if (OpInfo.isIndirect) {
5188         IndirectStoresToEmit.push_back(std::make_pair(OpInfo.AssignedRegs,
5189                                                       OpInfo.CallOperandVal));
5190       } else {
5191         // This is the result value of the call.
5192         assert(CS.getType() != Type::VoidTy && "Bad inline asm!");
5193         // Concatenate this output onto the outputs list.
5194         RetValRegs.append(OpInfo.AssignedRegs);
5195       }
5196
5197       // Add information to the INLINEASM node to know that this register is
5198       // set.
5199       OpInfo.AssignedRegs.AddInlineAsmOperands(OpInfo.isEarlyClobber ?
5200                                                6 /* EARLYCLOBBER REGDEF */ :
5201                                                2 /* REGDEF */ ,
5202                                                DAG, AsmNodeOperands);
5203       break;
5204     }
5205     case InlineAsm::isInput: {
5206       SDValue InOperandVal = OpInfo.CallOperand;
5207
5208       if (OpInfo.isMatchingInputConstraint()) {   // Matching constraint?
5209         // If this is required to match an output register we have already set,
5210         // just use its register.
5211         unsigned OperandNo = OpInfo.getMatchedOperand();
5212
5213         // Scan until we find the definition we already emitted of this operand.
5214         // When we find it, create a RegsForValue operand.
5215         unsigned CurOp = 2;  // The first operand.
5216         for (; OperandNo; --OperandNo) {
5217           // Advance to the next operand.
5218           unsigned NumOps =
5219             cast<ConstantSDNode>(AsmNodeOperands[CurOp])->getZExtValue();
5220           assert(((NumOps & 7) == 2 /*REGDEF*/ ||
5221                   (NumOps & 7) == 6 /*EARLYCLOBBER REGDEF*/ ||
5222                   (NumOps & 7) == 4 /*MEM*/) &&
5223                  "Skipped past definitions?");
5224           CurOp += (NumOps>>3)+1;
5225         }
5226
5227         unsigned NumOps =
5228           cast<ConstantSDNode>(AsmNodeOperands[CurOp])->getZExtValue();
5229         if ((NumOps & 7) == 2 /*REGDEF*/
5230             || (NumOps & 7) == 6 /* EARLYCLOBBER REGDEF */) {
5231           // Add NumOps>>3 registers to MatchedRegs.
5232           RegsForValue MatchedRegs;
5233           MatchedRegs.TLI = &TLI;
5234           MatchedRegs.ValueVTs.push_back(InOperandVal.getValueType());
5235           MatchedRegs.RegVTs.push_back(AsmNodeOperands[CurOp+1].getValueType());
5236           for (unsigned i = 0, e = NumOps>>3; i != e; ++i) {
5237             unsigned Reg =
5238               cast<RegisterSDNode>(AsmNodeOperands[++CurOp])->getReg();
5239             MatchedRegs.Regs.push_back(Reg);
5240           }
5241
5242           // Use the produced MatchedRegs object to
5243           MatchedRegs.getCopyToRegs(InOperandVal, DAG, getCurDebugLoc(),
5244                                     Chain, &Flag);
5245           MatchedRegs.AddInlineAsmOperands(1 /*REGUSE*/, DAG, AsmNodeOperands);
5246           break;
5247         } else {
5248           assert(((NumOps & 7) == 4) && "Unknown matching constraint!");
5249           assert((NumOps >> 3) == 1 && "Unexpected number of operands");
5250           // Add information to the INLINEASM node to know about this input.
5251           AsmNodeOperands.push_back(DAG.getTargetConstant(NumOps,
5252                                                           TLI.getPointerTy()));
5253           AsmNodeOperands.push_back(AsmNodeOperands[CurOp+1]);
5254           break;
5255         }
5256       }
5257
5258       if (OpInfo.ConstraintType == TargetLowering::C_Other) {
5259         assert(!OpInfo.isIndirect &&
5260                "Don't know how to handle indirect other inputs yet!");
5261
5262         std::vector<SDValue> Ops;
5263         TLI.LowerAsmOperandForConstraint(InOperandVal, OpInfo.ConstraintCode[0],
5264                                          hasMemory, Ops, DAG);
5265         if (Ops.empty()) {
5266           cerr << "Invalid operand for inline asm constraint '"
5267                << OpInfo.ConstraintCode << "'!\n";
5268           exit(1);
5269         }
5270
5271         // Add information to the INLINEASM node to know about this input.
5272         unsigned ResOpType = 3 /*IMM*/ | (Ops.size() << 3);
5273         AsmNodeOperands.push_back(DAG.getTargetConstant(ResOpType,
5274                                                         TLI.getPointerTy()));
5275         AsmNodeOperands.insert(AsmNodeOperands.end(), Ops.begin(), Ops.end());
5276         break;
5277       } else if (OpInfo.ConstraintType == TargetLowering::C_Memory) {
5278         assert(OpInfo.isIndirect && "Operand must be indirect to be a mem!");
5279         assert(InOperandVal.getValueType() == TLI.getPointerTy() &&
5280                "Memory operands expect pointer values");
5281
5282         // Add information to the INLINEASM node to know about this input.
5283         unsigned ResOpType = 4/*MEM*/ | (1<<3);
5284         AsmNodeOperands.push_back(DAG.getTargetConstant(ResOpType,
5285                                                         TLI.getPointerTy()));
5286         AsmNodeOperands.push_back(InOperandVal);
5287         break;
5288       }
5289
5290       assert((OpInfo.ConstraintType == TargetLowering::C_RegisterClass ||
5291               OpInfo.ConstraintType == TargetLowering::C_Register) &&
5292              "Unknown constraint type!");
5293       assert(!OpInfo.isIndirect &&
5294              "Don't know how to handle indirect register inputs yet!");
5295
5296       // Copy the input into the appropriate registers.
5297       if (OpInfo.AssignedRegs.Regs.empty()) {
5298         cerr << "Couldn't allocate output reg for constraint '"
5299              << OpInfo.ConstraintCode << "'!\n";
5300         exit(1);
5301       }
5302
5303       OpInfo.AssignedRegs.getCopyToRegs(InOperandVal, DAG, getCurDebugLoc(),
5304                                         Chain, &Flag);
5305
5306       OpInfo.AssignedRegs.AddInlineAsmOperands(1/*REGUSE*/,
5307                                                DAG, AsmNodeOperands);
5308       break;
5309     }
5310     case InlineAsm::isClobber: {
5311       // Add the clobbered value to the operand list, so that the register
5312       // allocator is aware that the physreg got clobbered.
5313       if (!OpInfo.AssignedRegs.Regs.empty())
5314         OpInfo.AssignedRegs.AddInlineAsmOperands(6 /* EARLYCLOBBER REGDEF */,
5315                                                  DAG, AsmNodeOperands);
5316       break;
5317     }
5318     }
5319   }
5320
5321   // Finish up input operands.
5322   AsmNodeOperands[0] = Chain;
5323   if (Flag.getNode()) AsmNodeOperands.push_back(Flag);
5324
5325   Chain = DAG.getNode(ISD::INLINEASM, getCurDebugLoc(),
5326                       DAG.getNodeValueTypes(MVT::Other, MVT::Flag), 2,
5327                       &AsmNodeOperands[0], AsmNodeOperands.size());
5328   Flag = Chain.getValue(1);
5329
5330   // If this asm returns a register value, copy the result from that register
5331   // and set it as the value of the call.
5332   if (!RetValRegs.Regs.empty()) {
5333     SDValue Val = RetValRegs.getCopyFromRegs(DAG, getCurDebugLoc(), 
5334                                              Chain, &Flag);
5335
5336     // FIXME: Why don't we do this for inline asms with MRVs?
5337     if (CS.getType()->isSingleValueType() && CS.getType()->isSized()) {
5338       MVT ResultType = TLI.getValueType(CS.getType());
5339
5340       // If any of the results of the inline asm is a vector, it may have the
5341       // wrong width/num elts.  This can happen for register classes that can
5342       // contain multiple different value types.  The preg or vreg allocated may
5343       // not have the same VT as was expected.  Convert it to the right type
5344       // with bit_convert.
5345       if (ResultType != Val.getValueType() && Val.getValueType().isVector()) {
5346         Val = DAG.getNode(ISD::BIT_CONVERT, getCurDebugLoc(),
5347                           ResultType, Val);
5348
5349       } else if (ResultType != Val.getValueType() &&
5350                  ResultType.isInteger() && Val.getValueType().isInteger()) {
5351         // If a result value was tied to an input value, the computed result may
5352         // have a wider width than the expected result.  Extract the relevant
5353         // portion.
5354         Val = DAG.getNode(ISD::TRUNCATE, getCurDebugLoc(), ResultType, Val);
5355       }
5356
5357       assert(ResultType == Val.getValueType() && "Asm result value mismatch!");
5358     }
5359
5360     setValue(CS.getInstruction(), Val);
5361   }
5362
5363   std::vector<std::pair<SDValue, Value*> > StoresToEmit;
5364
5365   // Process indirect outputs, first output all of the flagged copies out of
5366   // physregs.
5367   for (unsigned i = 0, e = IndirectStoresToEmit.size(); i != e; ++i) {
5368     RegsForValue &OutRegs = IndirectStoresToEmit[i].first;
5369     Value *Ptr = IndirectStoresToEmit[i].second;
5370     SDValue OutVal = OutRegs.getCopyFromRegs(DAG, getCurDebugLoc(),
5371                                              Chain, &Flag);
5372     StoresToEmit.push_back(std::make_pair(OutVal, Ptr));
5373   }
5374
5375   // Emit the non-flagged stores from the physregs.
5376   SmallVector<SDValue, 8> OutChains;
5377   for (unsigned i = 0, e = StoresToEmit.size(); i != e; ++i)
5378     OutChains.push_back(DAG.getStore(Chain, getCurDebugLoc(),
5379                                     StoresToEmit[i].first,
5380                                     getValue(StoresToEmit[i].second),
5381                                     StoresToEmit[i].second, 0));
5382   if (!OutChains.empty())
5383     Chain = DAG.getNode(ISD::TokenFactor, getCurDebugLoc(), MVT::Other,
5384                         &OutChains[0], OutChains.size());
5385   DAG.setRoot(Chain);
5386 }
5387
5388
5389 void SelectionDAGLowering::visitMalloc(MallocInst &I) {
5390   SDValue Src = getValue(I.getOperand(0));
5391
5392   MVT IntPtr = TLI.getPointerTy();
5393
5394   if (IntPtr.bitsLT(Src.getValueType()))
5395     Src = DAG.getNode(ISD::TRUNCATE, getCurDebugLoc(), IntPtr, Src);
5396   else if (IntPtr.bitsGT(Src.getValueType()))
5397     Src = DAG.getNode(ISD::ZERO_EXTEND, getCurDebugLoc(), IntPtr, Src);
5398
5399   // Scale the source by the type size.
5400   uint64_t ElementSize = TD->getTypePaddedSize(I.getType()->getElementType());
5401   Src = DAG.getNode(ISD::MUL, getCurDebugLoc(), Src.getValueType(),
5402                     Src, DAG.getIntPtrConstant(ElementSize));
5403
5404   TargetLowering::ArgListTy Args;
5405   TargetLowering::ArgListEntry Entry;
5406   Entry.Node = Src;
5407   Entry.Ty = TLI.getTargetData()->getIntPtrType();
5408   Args.push_back(Entry);
5409
5410   std::pair<SDValue,SDValue> Result =
5411     TLI.LowerCallTo(getRoot(), I.getType(), false, false, false, false,
5412                     CallingConv::C, PerformTailCallOpt,
5413                     DAG.getExternalSymbol("malloc", IntPtr),
5414                     Args, DAG, getCurDebugLoc());
5415   setValue(&I, Result.first);  // Pointers always fit in registers
5416   DAG.setRoot(Result.second);
5417 }
5418
5419 void SelectionDAGLowering::visitFree(FreeInst &I) {
5420   TargetLowering::ArgListTy Args;
5421   TargetLowering::ArgListEntry Entry;
5422   Entry.Node = getValue(I.getOperand(0));
5423   Entry.Ty = TLI.getTargetData()->getIntPtrType();
5424   Args.push_back(Entry);
5425   MVT IntPtr = TLI.getPointerTy();
5426   std::pair<SDValue,SDValue> Result =
5427     TLI.LowerCallTo(getRoot(), Type::VoidTy, false, false, false, false,
5428                     CallingConv::C, PerformTailCallOpt,
5429                     DAG.getExternalSymbol("free", IntPtr), Args, DAG,
5430                     getCurDebugLoc());
5431   DAG.setRoot(Result.second);
5432 }
5433
5434 void SelectionDAGLowering::visitVAStart(CallInst &I) {
5435   DAG.setRoot(DAG.getNode(ISD::VASTART, getCurDebugLoc(),
5436                           MVT::Other, getRoot(),
5437                           getValue(I.getOperand(1)),
5438                           DAG.getSrcValue(I.getOperand(1))));
5439 }
5440
5441 void SelectionDAGLowering::visitVAArg(VAArgInst &I) {
5442   SDValue V = DAG.getVAArg(TLI.getValueType(I.getType()), getCurDebugLoc(),
5443                            getRoot(), getValue(I.getOperand(0)),
5444                            DAG.getSrcValue(I.getOperand(0)));
5445   setValue(&I, V);
5446   DAG.setRoot(V.getValue(1));
5447 }
5448
5449 void SelectionDAGLowering::visitVAEnd(CallInst &I) {
5450   DAG.setRoot(DAG.getNode(ISD::VAEND, getCurDebugLoc(),
5451                           MVT::Other, getRoot(),
5452                           getValue(I.getOperand(1)),
5453                           DAG.getSrcValue(I.getOperand(1))));
5454 }
5455
5456 void SelectionDAGLowering::visitVACopy(CallInst &I) {
5457   DAG.setRoot(DAG.getNode(ISD::VACOPY, getCurDebugLoc(),
5458                           MVT::Other, getRoot(),
5459                           getValue(I.getOperand(1)),
5460                           getValue(I.getOperand(2)),
5461                           DAG.getSrcValue(I.getOperand(1)),
5462                           DAG.getSrcValue(I.getOperand(2))));
5463 }
5464
5465 /// TargetLowering::LowerArguments - This is the default LowerArguments
5466 /// implementation, which just inserts a FORMAL_ARGUMENTS node.  FIXME: When all
5467 /// targets are migrated to using FORMAL_ARGUMENTS, this hook should be
5468 /// integrated into SDISel.
5469 void TargetLowering::LowerArguments(Function &F, SelectionDAG &DAG,
5470                                     SmallVectorImpl<SDValue> &ArgValues,
5471                                     DebugLoc dl) {
5472   // Add CC# and isVararg as operands to the FORMAL_ARGUMENTS node.
5473   SmallVector<SDValue, 3+16> Ops;
5474   Ops.push_back(DAG.getRoot());
5475   Ops.push_back(DAG.getConstant(F.getCallingConv(), getPointerTy()));
5476   Ops.push_back(DAG.getConstant(F.isVarArg(), getPointerTy()));
5477
5478   // Add one result value for each formal argument.
5479   SmallVector<MVT, 16> RetVals;
5480   unsigned j = 1;
5481   for (Function::arg_iterator I = F.arg_begin(), E = F.arg_end();
5482        I != E; ++I, ++j) {
5483     SmallVector<MVT, 4> ValueVTs;
5484     ComputeValueVTs(*this, I->getType(), ValueVTs);
5485     for (unsigned Value = 0, NumValues = ValueVTs.size();
5486          Value != NumValues; ++Value) {
5487       MVT VT = ValueVTs[Value];
5488       const Type *ArgTy = VT.getTypeForMVT();
5489       ISD::ArgFlagsTy Flags;
5490       unsigned OriginalAlignment =
5491         getTargetData()->getABITypeAlignment(ArgTy);
5492
5493       if (F.paramHasAttr(j, Attribute::ZExt))
5494         Flags.setZExt();
5495       if (F.paramHasAttr(j, Attribute::SExt))
5496         Flags.setSExt();
5497       if (F.paramHasAttr(j, Attribute::InReg))
5498         Flags.setInReg();
5499       if (F.paramHasAttr(j, Attribute::StructRet))
5500         Flags.setSRet();
5501       if (F.paramHasAttr(j, Attribute::ByVal)) {
5502         Flags.setByVal();
5503         const PointerType *Ty = cast<PointerType>(I->getType());
5504         const Type *ElementTy = Ty->getElementType();
5505         unsigned FrameAlign = getByValTypeAlignment(ElementTy);
5506         unsigned FrameSize  = getTargetData()->getTypePaddedSize(ElementTy);
5507         // For ByVal, alignment should be passed from FE.  BE will guess if
5508         // this info is not there but there are cases it cannot get right.
5509         if (F.getParamAlignment(j))
5510           FrameAlign = F.getParamAlignment(j);
5511         Flags.setByValAlign(FrameAlign);
5512         Flags.setByValSize(FrameSize);
5513       }
5514       if (F.paramHasAttr(j, Attribute::Nest))
5515         Flags.setNest();
5516       Flags.setOrigAlign(OriginalAlignment);
5517
5518       MVT RegisterVT = getRegisterType(VT);
5519       unsigned NumRegs = getNumRegisters(VT);
5520       for (unsigned i = 0; i != NumRegs; ++i) {
5521         RetVals.push_back(RegisterVT);
5522         ISD::ArgFlagsTy MyFlags = Flags;
5523         if (NumRegs > 1 && i == 0)
5524           MyFlags.setSplit();
5525         // if it isn't first piece, alignment must be 1
5526         else if (i > 0)
5527           MyFlags.setOrigAlign(1);
5528         Ops.push_back(DAG.getArgFlags(MyFlags));
5529       }
5530     }
5531   }
5532
5533   RetVals.push_back(MVT::Other);
5534
5535   // Create the node.
5536   SDNode *Result = DAG.getNode(ISD::FORMAL_ARGUMENTS, dl,
5537                                DAG.getVTList(&RetVals[0], RetVals.size()),
5538                                &Ops[0], Ops.size()).getNode();
5539
5540   // Prelower FORMAL_ARGUMENTS.  This isn't required for functionality, but
5541   // allows exposing the loads that may be part of the argument access to the
5542   // first DAGCombiner pass.
5543   SDValue TmpRes = LowerOperation(SDValue(Result, 0), DAG);
5544
5545   // The number of results should match up, except that the lowered one may have
5546   // an extra flag result.
5547   assert((Result->getNumValues() == TmpRes.getNode()->getNumValues() ||
5548           (Result->getNumValues()+1 == TmpRes.getNode()->getNumValues() &&
5549            TmpRes.getValue(Result->getNumValues()).getValueType() == MVT::Flag))
5550          && "Lowering produced unexpected number of results!");
5551
5552   // The FORMAL_ARGUMENTS node itself is likely no longer needed.
5553   if (Result != TmpRes.getNode() && Result->use_empty()) {
5554     HandleSDNode Dummy(DAG.getRoot());
5555     DAG.RemoveDeadNode(Result);
5556   }
5557
5558   Result = TmpRes.getNode();
5559
5560   unsigned NumArgRegs = Result->getNumValues() - 1;
5561   DAG.setRoot(SDValue(Result, NumArgRegs));
5562
5563   // Set up the return result vector.
5564   unsigned i = 0;
5565   unsigned Idx = 1;
5566   for (Function::arg_iterator I = F.arg_begin(), E = F.arg_end(); I != E;
5567       ++I, ++Idx) {
5568     SmallVector<MVT, 4> ValueVTs;
5569     ComputeValueVTs(*this, I->getType(), ValueVTs);
5570     for (unsigned Value = 0, NumValues = ValueVTs.size();
5571          Value != NumValues; ++Value) {
5572       MVT VT = ValueVTs[Value];
5573       MVT PartVT = getRegisterType(VT);
5574
5575       unsigned NumParts = getNumRegisters(VT);
5576       SmallVector<SDValue, 4> Parts(NumParts);
5577       for (unsigned j = 0; j != NumParts; ++j)
5578         Parts[j] = SDValue(Result, i++);
5579
5580       ISD::NodeType AssertOp = ISD::DELETED_NODE;
5581       if (F.paramHasAttr(Idx, Attribute::SExt))
5582         AssertOp = ISD::AssertSext;
5583       else if (F.paramHasAttr(Idx, Attribute::ZExt))
5584         AssertOp = ISD::AssertZext;
5585
5586       ArgValues.push_back(getCopyFromParts(DAG, dl, &Parts[0], NumParts,
5587                                            PartVT, VT, AssertOp));
5588     }
5589   }
5590   assert(i == NumArgRegs && "Argument register count mismatch!");
5591 }
5592
5593
5594 /// TargetLowering::LowerCallTo - This is the default LowerCallTo
5595 /// implementation, which just inserts an ISD::CALL node, which is later custom
5596 /// lowered by the target to something concrete.  FIXME: When all targets are
5597 /// migrated to using ISD::CALL, this hook should be integrated into SDISel.
5598 std::pair<SDValue, SDValue>
5599 TargetLowering::LowerCallTo(SDValue Chain, const Type *RetTy,
5600                             bool RetSExt, bool RetZExt, bool isVarArg,
5601                             bool isInreg,
5602                             unsigned CallingConv, bool isTailCall,
5603                             SDValue Callee,
5604                             ArgListTy &Args, SelectionDAG &DAG, DebugLoc dl) {
5605   assert((!isTailCall || PerformTailCallOpt) &&
5606          "isTailCall set when tail-call optimizations are disabled!");
5607
5608   SmallVector<SDValue, 32> Ops;
5609   Ops.push_back(Chain);   // Op#0 - Chain
5610   Ops.push_back(Callee);
5611
5612   // Handle all of the outgoing arguments.
5613   for (unsigned i = 0, e = Args.size(); i != e; ++i) {
5614     SmallVector<MVT, 4> ValueVTs;
5615     ComputeValueVTs(*this, Args[i].Ty, ValueVTs);
5616     for (unsigned Value = 0, NumValues = ValueVTs.size();
5617          Value != NumValues; ++Value) {
5618       MVT VT = ValueVTs[Value];
5619       const Type *ArgTy = VT.getTypeForMVT();
5620       SDValue Op = SDValue(Args[i].Node.getNode(),
5621                            Args[i].Node.getResNo() + Value);
5622       ISD::ArgFlagsTy Flags;
5623       unsigned OriginalAlignment =
5624         getTargetData()->getABITypeAlignment(ArgTy);
5625
5626       if (Args[i].isZExt)
5627         Flags.setZExt();
5628       if (Args[i].isSExt)
5629         Flags.setSExt();
5630       if (Args[i].isInReg)
5631         Flags.setInReg();
5632       if (Args[i].isSRet)
5633         Flags.setSRet();
5634       if (Args[i].isByVal) {
5635         Flags.setByVal();
5636         const PointerType *Ty = cast<PointerType>(Args[i].Ty);
5637         const Type *ElementTy = Ty->getElementType();
5638         unsigned FrameAlign = getByValTypeAlignment(ElementTy);
5639         unsigned FrameSize  = getTargetData()->getTypePaddedSize(ElementTy);
5640         // For ByVal, alignment should come from FE.  BE will guess if this
5641         // info is not there but there are cases it cannot get right.
5642         if (Args[i].Alignment)
5643           FrameAlign = Args[i].Alignment;
5644         Flags.setByValAlign(FrameAlign);
5645         Flags.setByValSize(FrameSize);
5646       }
5647       if (Args[i].isNest)
5648         Flags.setNest();
5649       Flags.setOrigAlign(OriginalAlignment);
5650
5651       MVT PartVT = getRegisterType(VT);
5652       unsigned NumParts = getNumRegisters(VT);
5653       SmallVector<SDValue, 4> Parts(NumParts);
5654       ISD::NodeType ExtendKind = ISD::ANY_EXTEND;
5655
5656       if (Args[i].isSExt)
5657         ExtendKind = ISD::SIGN_EXTEND;
5658       else if (Args[i].isZExt)
5659         ExtendKind = ISD::ZERO_EXTEND;
5660
5661       getCopyToParts(DAG, dl, Op, &Parts[0], NumParts, PartVT, ExtendKind);
5662
5663       for (unsigned i = 0; i != NumParts; ++i) {
5664         // if it isn't first piece, alignment must be 1
5665         ISD::ArgFlagsTy MyFlags = Flags;
5666         if (NumParts > 1 && i == 0)
5667           MyFlags.setSplit();
5668         else if (i != 0)
5669           MyFlags.setOrigAlign(1);
5670
5671         Ops.push_back(Parts[i]);
5672         Ops.push_back(DAG.getArgFlags(MyFlags));
5673       }
5674     }
5675   }
5676
5677   // Figure out the result value types. We start by making a list of
5678   // the potentially illegal return value types.
5679   SmallVector<MVT, 4> LoweredRetTys;
5680   SmallVector<MVT, 4> RetTys;
5681   ComputeValueVTs(*this, RetTy, RetTys);
5682
5683   // Then we translate that to a list of legal types.
5684   for (unsigned I = 0, E = RetTys.size(); I != E; ++I) {
5685     MVT VT = RetTys[I];
5686     MVT RegisterVT = getRegisterType(VT);
5687     unsigned NumRegs = getNumRegisters(VT);
5688     for (unsigned i = 0; i != NumRegs; ++i)
5689       LoweredRetTys.push_back(RegisterVT);
5690   }
5691
5692   LoweredRetTys.push_back(MVT::Other);  // Always has a chain.
5693
5694   // Create the CALL node.
5695   SDValue Res = DAG.getCall(CallingConv, dl,
5696                             isVarArg, isTailCall, isInreg,
5697                             DAG.getVTList(&LoweredRetTys[0],
5698                                           LoweredRetTys.size()),
5699                             &Ops[0], Ops.size()
5700                             );
5701   Chain = Res.getValue(LoweredRetTys.size() - 1);
5702
5703   // Gather up the call result into a single value.
5704   if (RetTy != Type::VoidTy && !RetTys.empty()) {
5705     ISD::NodeType AssertOp = ISD::DELETED_NODE;
5706
5707     if (RetSExt)
5708       AssertOp = ISD::AssertSext;
5709     else if (RetZExt)
5710       AssertOp = ISD::AssertZext;
5711
5712     SmallVector<SDValue, 4> ReturnValues;
5713     unsigned RegNo = 0;
5714     for (unsigned I = 0, E = RetTys.size(); I != E; ++I) {
5715       MVT VT = RetTys[I];
5716       MVT RegisterVT = getRegisterType(VT);
5717       unsigned NumRegs = getNumRegisters(VT);
5718       unsigned RegNoEnd = NumRegs + RegNo;
5719       SmallVector<SDValue, 4> Results;
5720       for (; RegNo != RegNoEnd; ++RegNo)
5721         Results.push_back(Res.getValue(RegNo));
5722       SDValue ReturnValue =
5723         getCopyFromParts(DAG, dl, &Results[0], NumRegs, RegisterVT, VT,
5724                          AssertOp);
5725       ReturnValues.push_back(ReturnValue);
5726     }
5727     Res = DAG.getNode(ISD::MERGE_VALUES, dl,
5728                       DAG.getVTList(&RetTys[0], RetTys.size()),
5729                       &ReturnValues[0], ReturnValues.size());
5730   }
5731
5732   return std::make_pair(Res, Chain);
5733 }
5734
5735 void TargetLowering::LowerOperationWrapper(SDNode *N,
5736                                            SmallVectorImpl<SDValue> &Results,
5737                                            SelectionDAG &DAG) {
5738   SDValue Res = LowerOperation(SDValue(N, 0), DAG);
5739   if (Res.getNode())
5740     Results.push_back(Res);
5741 }
5742
5743 SDValue TargetLowering::LowerOperation(SDValue Op, SelectionDAG &DAG) {
5744   assert(0 && "LowerOperation not implemented for this target!");
5745   abort();
5746   return SDValue();
5747 }
5748
5749
5750 void SelectionDAGLowering::CopyValueToVirtualRegister(Value *V, unsigned Reg) {
5751   SDValue Op = getValue(V);
5752   assert((Op.getOpcode() != ISD::CopyFromReg ||
5753           cast<RegisterSDNode>(Op.getOperand(1))->getReg() != Reg) &&
5754          "Copy from a reg to the same reg!");
5755   assert(!TargetRegisterInfo::isPhysicalRegister(Reg) && "Is a physreg");
5756
5757   RegsForValue RFV(TLI, Reg, V->getType());
5758   SDValue Chain = DAG.getEntryNode();
5759   RFV.getCopyToRegs(Op, DAG, getCurDebugLoc(), Chain, 0);
5760   PendingExports.push_back(Chain);
5761 }
5762
5763 #include "llvm/CodeGen/SelectionDAGISel.h"
5764
5765 void SelectionDAGISel::
5766 LowerArguments(BasicBlock *LLVMBB) {
5767   // If this is the entry block, emit arguments.
5768   Function &F = *LLVMBB->getParent();
5769   SDValue OldRoot = SDL->DAG.getRoot();
5770   SmallVector<SDValue, 16> Args;
5771   TLI.LowerArguments(F, SDL->DAG, Args, SDL->getCurDebugLoc());
5772
5773   unsigned a = 0;
5774   for (Function::arg_iterator AI = F.arg_begin(), E = F.arg_end();
5775        AI != E; ++AI) {
5776     SmallVector<MVT, 4> ValueVTs;
5777     ComputeValueVTs(TLI, AI->getType(), ValueVTs);
5778     unsigned NumValues = ValueVTs.size();
5779     if (!AI->use_empty()) {
5780       SDL->setValue(AI, SDL->DAG.getMergeValues(&Args[a], NumValues));
5781       // If this argument is live outside of the entry block, insert a copy from
5782       // whereever we got it to the vreg that other BB's will reference it as.
5783       DenseMap<const Value*, unsigned>::iterator VMI=FuncInfo->ValueMap.find(AI);
5784       if (VMI != FuncInfo->ValueMap.end()) {
5785         SDL->CopyValueToVirtualRegister(AI, VMI->second);
5786       }
5787     }
5788     a += NumValues;
5789   }
5790
5791   // Finally, if the target has anything special to do, allow it to do so.
5792   // FIXME: this should insert code into the DAG!
5793   EmitFunctionEntryCode(F, SDL->DAG.getMachineFunction());
5794 }
5795
5796 /// Handle PHI nodes in successor blocks.  Emit code into the SelectionDAG to
5797 /// ensure constants are generated when needed.  Remember the virtual registers
5798 /// that need to be added to the Machine PHI nodes as input.  We cannot just
5799 /// directly add them, because expansion might result in multiple MBB's for one
5800 /// BB.  As such, the start of the BB might correspond to a different MBB than
5801 /// the end.
5802 ///
5803 void
5804 SelectionDAGISel::HandlePHINodesInSuccessorBlocks(BasicBlock *LLVMBB) {
5805   TerminatorInst *TI = LLVMBB->getTerminator();
5806
5807   SmallPtrSet<MachineBasicBlock *, 4> SuccsHandled;
5808
5809   // Check successor nodes' PHI nodes that expect a constant to be available
5810   // from this block.
5811   for (unsigned succ = 0, e = TI->getNumSuccessors(); succ != e; ++succ) {
5812     BasicBlock *SuccBB = TI->getSuccessor(succ);
5813     if (!isa<PHINode>(SuccBB->begin())) continue;
5814     MachineBasicBlock *SuccMBB = FuncInfo->MBBMap[SuccBB];
5815
5816     // If this terminator has multiple identical successors (common for
5817     // switches), only handle each succ once.
5818     if (!SuccsHandled.insert(SuccMBB)) continue;
5819
5820     MachineBasicBlock::iterator MBBI = SuccMBB->begin();
5821     PHINode *PN;
5822
5823     // At this point we know that there is a 1-1 correspondence between LLVM PHI
5824     // nodes and Machine PHI nodes, but the incoming operands have not been
5825     // emitted yet.
5826     for (BasicBlock::iterator I = SuccBB->begin();
5827          (PN = dyn_cast<PHINode>(I)); ++I) {
5828       // Ignore dead phi's.
5829       if (PN->use_empty()) continue;
5830
5831       unsigned Reg;
5832       Value *PHIOp = PN->getIncomingValueForBlock(LLVMBB);
5833
5834       if (Constant *C = dyn_cast<Constant>(PHIOp)) {
5835         unsigned &RegOut = SDL->ConstantsOut[C];
5836         if (RegOut == 0) {
5837           RegOut = FuncInfo->CreateRegForValue(C);
5838           SDL->CopyValueToVirtualRegister(C, RegOut);
5839         }
5840         Reg = RegOut;
5841       } else {
5842         Reg = FuncInfo->ValueMap[PHIOp];
5843         if (Reg == 0) {
5844           assert(isa<AllocaInst>(PHIOp) &&
5845                  FuncInfo->StaticAllocaMap.count(cast<AllocaInst>(PHIOp)) &&
5846                  "Didn't codegen value into a register!??");
5847           Reg = FuncInfo->CreateRegForValue(PHIOp);
5848           SDL->CopyValueToVirtualRegister(PHIOp, Reg);
5849         }
5850       }
5851
5852       // Remember that this register needs to added to the machine PHI node as
5853       // the input for this MBB.
5854       SmallVector<MVT, 4> ValueVTs;
5855       ComputeValueVTs(TLI, PN->getType(), ValueVTs);
5856       for (unsigned vti = 0, vte = ValueVTs.size(); vti != vte; ++vti) {
5857         MVT VT = ValueVTs[vti];
5858         unsigned NumRegisters = TLI.getNumRegisters(VT);
5859         for (unsigned i = 0, e = NumRegisters; i != e; ++i)
5860           SDL->PHINodesToUpdate.push_back(std::make_pair(MBBI++, Reg+i));
5861         Reg += NumRegisters;
5862       }
5863     }
5864   }
5865   SDL->ConstantsOut.clear();
5866 }
5867
5868 /// This is the Fast-ISel version of HandlePHINodesInSuccessorBlocks. It only
5869 /// supports legal types, and it emits MachineInstrs directly instead of
5870 /// creating SelectionDAG nodes.
5871 ///
5872 bool
5873 SelectionDAGISel::HandlePHINodesInSuccessorBlocksFast(BasicBlock *LLVMBB,
5874                                                       FastISel *F) {
5875   TerminatorInst *TI = LLVMBB->getTerminator();
5876
5877   SmallPtrSet<MachineBasicBlock *, 4> SuccsHandled;
5878   unsigned OrigNumPHINodesToUpdate = SDL->PHINodesToUpdate.size();
5879
5880   // Check successor nodes' PHI nodes that expect a constant to be available
5881   // from this block.
5882   for (unsigned succ = 0, e = TI->getNumSuccessors(); succ != e; ++succ) {
5883     BasicBlock *SuccBB = TI->getSuccessor(succ);
5884     if (!isa<PHINode>(SuccBB->begin())) continue;
5885     MachineBasicBlock *SuccMBB = FuncInfo->MBBMap[SuccBB];
5886
5887     // If this terminator has multiple identical successors (common for
5888     // switches), only handle each succ once.
5889     if (!SuccsHandled.insert(SuccMBB)) continue;
5890
5891     MachineBasicBlock::iterator MBBI = SuccMBB->begin();
5892     PHINode *PN;
5893
5894     // At this point we know that there is a 1-1 correspondence between LLVM PHI
5895     // nodes and Machine PHI nodes, but the incoming operands have not been
5896     // emitted yet.
5897     for (BasicBlock::iterator I = SuccBB->begin();
5898          (PN = dyn_cast<PHINode>(I)); ++I) {
5899       // Ignore dead phi's.
5900       if (PN->use_empty()) continue;
5901
5902       // Only handle legal types. Two interesting things to note here. First,
5903       // by bailing out early, we may leave behind some dead instructions,
5904       // since SelectionDAG's HandlePHINodesInSuccessorBlocks will insert its
5905       // own moves. Second, this check is necessary becuase FastISel doesn't
5906       // use CreateRegForValue to create registers, so it always creates
5907       // exactly one register for each non-void instruction.
5908       MVT VT = TLI.getValueType(PN->getType(), /*AllowUnknown=*/true);
5909       if (VT == MVT::Other || !TLI.isTypeLegal(VT)) {
5910         // Promote MVT::i1.
5911         if (VT == MVT::i1)
5912           VT = TLI.getTypeToTransformTo(VT);
5913         else {
5914           SDL->PHINodesToUpdate.resize(OrigNumPHINodesToUpdate);
5915           return false;
5916         }
5917       }
5918
5919       Value *PHIOp = PN->getIncomingValueForBlock(LLVMBB);
5920
5921       unsigned Reg = F->getRegForValue(PHIOp);
5922       if (Reg == 0) {
5923         SDL->PHINodesToUpdate.resize(OrigNumPHINodesToUpdate);
5924         return false;
5925       }
5926       SDL->PHINodesToUpdate.push_back(std::make_pair(MBBI++, Reg));
5927     }
5928   }
5929
5930   return true;
5931 }