Fix SingleSource/Regression/C/2005-05-06-LongLongSignedShift.c, we were not
[oota-llvm.git] / lib / CodeGen / SelectionDAG / SelectionDAGISel.cpp
1 //===-- SelectionDAGISel.cpp - Implement the SelectionDAGISel class -------===//
2 // 
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file was developed by the LLVM research group and is distributed under
6 // the University of Illinois Open Source License. See LICENSE.TXT for details.
7 // 
8 //===----------------------------------------------------------------------===//
9 //
10 // This implements the SelectionDAGISel class.
11 //
12 //===----------------------------------------------------------------------===//
13
14 #define DEBUG_TYPE "isel"
15 #include "llvm/CodeGen/SelectionDAGISel.h"
16 #include "llvm/Constants.h"
17 #include "llvm/DerivedTypes.h"
18 #include "llvm/Function.h"
19 #include "llvm/Instructions.h"
20 #include "llvm/Intrinsics.h"
21 #include "llvm/CodeGen/MachineFunction.h"
22 #include "llvm/CodeGen/MachineFrameInfo.h"
23 #include "llvm/CodeGen/MachineInstrBuilder.h"
24 #include "llvm/CodeGen/SelectionDAG.h"
25 #include "llvm/CodeGen/SSARegMap.h"
26 #include "llvm/Target/TargetData.h"
27 #include "llvm/Target/TargetFrameInfo.h"
28 #include "llvm/Target/TargetInstrInfo.h"
29 #include "llvm/Target/TargetLowering.h"
30 #include "llvm/Target/TargetMachine.h"
31 #include "llvm/Support/CommandLine.h"
32 #include "llvm/Support/Debug.h"
33 #include <map>
34 #include <iostream>
35 using namespace llvm;
36
37 #ifndef _NDEBUG
38 static cl::opt<bool>
39 ViewDAGs("view-isel-dags", cl::Hidden,
40          cl::desc("Pop up a window to show isel dags as they are selected"));
41 #else
42 static const bool ViewDAGS = 0;
43 #endif
44
45 namespace llvm {
46   //===--------------------------------------------------------------------===//
47   /// FunctionLoweringInfo - This contains information that is global to a
48   /// function that is used when lowering a region of the function.
49   class FunctionLoweringInfo {
50   public:
51     TargetLowering &TLI;
52     Function &Fn;
53     MachineFunction &MF;
54     SSARegMap *RegMap;
55
56     FunctionLoweringInfo(TargetLowering &TLI, Function &Fn,MachineFunction &MF);
57
58     /// MBBMap - A mapping from LLVM basic blocks to their machine code entry.
59     std::map<const BasicBlock*, MachineBasicBlock *> MBBMap;
60
61     /// ValueMap - Since we emit code for the function a basic block at a time,
62     /// we must remember which virtual registers hold the values for
63     /// cross-basic-block values.
64     std::map<const Value*, unsigned> ValueMap;
65
66     /// StaticAllocaMap - Keep track of frame indices for fixed sized allocas in
67     /// the entry block.  This allows the allocas to be efficiently referenced
68     /// anywhere in the function.
69     std::map<const AllocaInst*, int> StaticAllocaMap;
70
71     /// BlockLocalArguments - If any arguments are only used in a single basic
72     /// block, and if the target can access the arguments without side-effects,
73     /// avoid emitting CopyToReg nodes for those arguments.  This map keeps
74     /// track of which arguments are local to each BB.
75     std::multimap<BasicBlock*, std::pair<Argument*,
76                                          unsigned> > BlockLocalArguments;
77
78
79     unsigned MakeReg(MVT::ValueType VT) {
80       return RegMap->createVirtualRegister(TLI.getRegClassFor(VT));
81     }
82   
83     unsigned CreateRegForValue(const Value *V) {
84       MVT::ValueType VT = TLI.getValueType(V->getType());
85       // The common case is that we will only create one register for this
86       // value.  If we have that case, create and return the virtual register.
87       unsigned NV = TLI.getNumElements(VT);
88       if (NV == 1) {
89         // If we are promoting this value, pick the next largest supported type.
90         return MakeReg(TLI.getTypeToTransformTo(VT));
91       }
92     
93       // If this value is represented with multiple target registers, make sure
94       // to create enough consequtive registers of the right (smaller) type.
95       unsigned NT = VT-1;  // Find the type to use.
96       while (TLI.getNumElements((MVT::ValueType)NT) != 1)
97         --NT;
98     
99       unsigned R = MakeReg((MVT::ValueType)NT);
100       for (unsigned i = 1; i != NV; ++i)
101         MakeReg((MVT::ValueType)NT);
102       return R;
103     }
104   
105     unsigned InitializeRegForValue(const Value *V) {
106       unsigned &R = ValueMap[V];
107       assert(R == 0 && "Already initialized this value register!");
108       return R = CreateRegForValue(V);
109     }
110   };
111 }
112
113 /// isUsedOutsideOfDefiningBlock - Return true if this instruction is used by
114 /// PHI nodes or outside of the basic block that defines it.
115 static bool isUsedOutsideOfDefiningBlock(Instruction *I) {
116   if (isa<PHINode>(I)) return true;
117   BasicBlock *BB = I->getParent();
118   for (Value::use_iterator UI = I->use_begin(), E = I->use_end(); UI != E; ++UI)
119     if (cast<Instruction>(*UI)->getParent() != BB || isa<PHINode>(*UI))
120       return true;
121   return false;
122 }
123
124 FunctionLoweringInfo::FunctionLoweringInfo(TargetLowering &tli,
125                                            Function &fn, MachineFunction &mf) 
126     : TLI(tli), Fn(fn), MF(mf), RegMap(MF.getSSARegMap()) {
127
128   // Initialize the mapping of values to registers.  This is only set up for
129   // instruction values that are used outside of the block that defines
130   // them.
131   for (Function::arg_iterator AI = Fn.arg_begin(), E = Fn.arg_end(); AI != E; ++AI)
132     InitializeRegForValue(AI);
133
134   Function::iterator BB = Fn.begin(), E = Fn.end();
135   for (BasicBlock::iterator I = BB->begin(), E = BB->end(); I != E; ++I)
136     if (AllocaInst *AI = dyn_cast<AllocaInst>(I))
137       if (ConstantUInt *CUI = dyn_cast<ConstantUInt>(AI->getArraySize())) {
138         const Type *Ty = AI->getAllocatedType();
139         uint64_t TySize = TLI.getTargetData().getTypeSize(Ty);
140         unsigned Align = TLI.getTargetData().getTypeAlignment(Ty);
141         TySize *= CUI->getValue();   // Get total allocated size.
142         StaticAllocaMap[AI] =
143           MF.getFrameInfo()->CreateStackObject((unsigned)TySize, Align);
144       }
145
146   for (; BB != E; ++BB)
147     for (BasicBlock::iterator I = BB->begin(), e = BB->end(); I != e; ++I)
148       if (!I->use_empty() && isUsedOutsideOfDefiningBlock(I))
149         if (!isa<AllocaInst>(I) ||
150             !StaticAllocaMap.count(cast<AllocaInst>(I)))
151           InitializeRegForValue(I);
152
153   // Create an initial MachineBasicBlock for each LLVM BasicBlock in F.  This
154   // also creates the initial PHI MachineInstrs, though none of the input
155   // operands are populated.
156   for (Function::iterator BB = Fn.begin(), E = Fn.end(); BB != E; ++BB) {
157     MachineBasicBlock *MBB = new MachineBasicBlock(BB);
158     MBBMap[BB] = MBB;
159     MF.getBasicBlockList().push_back(MBB);
160
161     // Create Machine PHI nodes for LLVM PHI nodes, lowering them as
162     // appropriate.
163     PHINode *PN;
164     for (BasicBlock::iterator I = BB->begin();
165          (PN = dyn_cast<PHINode>(I)); ++I)
166       if (!PN->use_empty()) {
167         unsigned NumElements =
168           TLI.getNumElements(TLI.getValueType(PN->getType()));
169         unsigned PHIReg = ValueMap[PN];
170         assert(PHIReg &&"PHI node does not have an assigned virtual register!");
171         for (unsigned i = 0; i != NumElements; ++i)
172           BuildMI(MBB, TargetInstrInfo::PHI, PN->getNumOperands(), PHIReg+i);
173       }
174   }
175 }
176
177
178
179 //===----------------------------------------------------------------------===//
180 /// SelectionDAGLowering - This is the common target-independent lowering
181 /// implementation that is parameterized by a TargetLowering object.
182 /// Also, targets can overload any lowering method.
183 ///
184 namespace llvm {
185 class SelectionDAGLowering {
186   MachineBasicBlock *CurMBB;
187
188   std::map<const Value*, SDOperand> NodeMap;
189
190   /// PendingLoads - Loads are not emitted to the program immediately.  We bunch
191   /// them up and then emit token factor nodes when possible.  This allows us to
192   /// get simple disambiguation between loads without worrying about alias
193   /// analysis.
194   std::vector<SDOperand> PendingLoads;
195
196 public:
197   // TLI - This is information that describes the available target features we
198   // need for lowering.  This indicates when operations are unavailable,
199   // implemented with a libcall, etc.
200   TargetLowering &TLI;
201   SelectionDAG &DAG;
202   const TargetData &TD;
203
204   /// FuncInfo - Information about the function as a whole.
205   ///
206   FunctionLoweringInfo &FuncInfo;
207
208   SelectionDAGLowering(SelectionDAG &dag, TargetLowering &tli,
209                        FunctionLoweringInfo &funcinfo) 
210     : TLI(tli), DAG(dag), TD(DAG.getTarget().getTargetData()),
211       FuncInfo(funcinfo) {
212   }
213
214   /// getRoot - Return the current virtual root of the Selection DAG.
215   ///
216   SDOperand getRoot() {
217     if (PendingLoads.empty())
218       return DAG.getRoot();
219     
220     if (PendingLoads.size() == 1) {
221       SDOperand Root = PendingLoads[0];
222       DAG.setRoot(Root);
223       PendingLoads.clear();
224       return Root;
225     }
226
227     // Otherwise, we have to make a token factor node.
228     SDOperand Root = DAG.getNode(ISD::TokenFactor, MVT::Other, PendingLoads);
229     PendingLoads.clear();
230     DAG.setRoot(Root);
231     return Root;
232   }
233
234   void visit(Instruction &I) { visit(I.getOpcode(), I); }
235
236   void visit(unsigned Opcode, User &I) {
237     switch (Opcode) {
238     default: assert(0 && "Unknown instruction type encountered!");
239              abort();
240       // Build the switch statement using the Instruction.def file.
241 #define HANDLE_INST(NUM, OPCODE, CLASS) \
242     case Instruction::OPCODE:return visit##OPCODE((CLASS&)I);
243 #include "llvm/Instruction.def"
244     }
245   }
246
247   void setCurrentBasicBlock(MachineBasicBlock *MBB) { CurMBB = MBB; }
248
249
250   SDOperand getIntPtrConstant(uint64_t Val) {
251     return DAG.getConstant(Val, TLI.getPointerTy());
252   }
253
254   SDOperand getValue(const Value *V) {
255     SDOperand &N = NodeMap[V];
256     if (N.Val) return N;
257
258     MVT::ValueType VT = TLI.getValueType(V->getType());
259     if (Constant *C = const_cast<Constant*>(dyn_cast<Constant>(V)))
260       if (ConstantExpr *CE = dyn_cast<ConstantExpr>(C)) {
261         visit(CE->getOpcode(), *CE);
262         assert(N.Val && "visit didn't populate the ValueMap!");
263         return N;
264       } else if (GlobalValue *GV = dyn_cast<GlobalValue>(C)) {
265         return N = DAG.getGlobalAddress(GV, VT);
266       } else if (isa<ConstantPointerNull>(C)) {
267         return N = DAG.getConstant(0, TLI.getPointerTy());
268       } else if (isa<UndefValue>(C)) {
269         /// FIXME: Implement UNDEFVALUE better.
270         if (MVT::isInteger(VT))
271           return N = DAG.getConstant(0, VT);
272         else if (MVT::isFloatingPoint(VT))
273           return N = DAG.getConstantFP(0, VT);
274         else
275           assert(0 && "Unknown value type!");
276
277       } else if (ConstantFP *CFP = dyn_cast<ConstantFP>(C)) {
278         return N = DAG.getConstantFP(CFP->getValue(), VT);
279       } else {
280         // Canonicalize all constant ints to be unsigned.
281         return N = DAG.getConstant(cast<ConstantIntegral>(C)->getRawValue(),VT);
282       }
283
284     if (const AllocaInst *AI = dyn_cast<AllocaInst>(V)) {
285       std::map<const AllocaInst*, int>::iterator SI =
286         FuncInfo.StaticAllocaMap.find(AI);
287       if (SI != FuncInfo.StaticAllocaMap.end())
288         return DAG.getFrameIndex(SI->second, TLI.getPointerTy());
289     }
290
291     std::map<const Value*, unsigned>::const_iterator VMI =
292       FuncInfo.ValueMap.find(V);
293     assert(VMI != FuncInfo.ValueMap.end() && "Value not in map!");
294
295     return N = DAG.getCopyFromReg(VMI->second, VT, DAG.getEntryNode());
296   }
297
298   const SDOperand &setValue(const Value *V, SDOperand NewN) {
299     SDOperand &N = NodeMap[V];
300     assert(N.Val == 0 && "Already set a value for this node!");
301     return N = NewN;
302   }
303
304   // Terminator instructions.
305   void visitRet(ReturnInst &I);
306   void visitBr(BranchInst &I);
307   void visitUnreachable(UnreachableInst &I) { /* noop */ }
308
309   // These all get lowered before this pass.
310   void visitSwitch(SwitchInst &I) { assert(0 && "TODO"); }
311   void visitInvoke(InvokeInst &I) { assert(0 && "TODO"); }
312   void visitUnwind(UnwindInst &I) { assert(0 && "TODO"); }
313
314   //
315   void visitBinary(User &I, unsigned Opcode);
316   void visitAdd(User &I) { visitBinary(I, ISD::ADD); }
317   void visitSub(User &I);
318   void visitMul(User &I) { visitBinary(I, ISD::MUL); }
319   void visitDiv(User &I) {
320     visitBinary(I, I.getType()->isUnsigned() ? ISD::UDIV : ISD::SDIV);
321   }
322   void visitRem(User &I) {
323     visitBinary(I, I.getType()->isUnsigned() ? ISD::UREM : ISD::SREM);
324   }
325   void visitAnd(User &I) { visitBinary(I, ISD::AND); }
326   void visitOr (User &I) { visitBinary(I, ISD::OR); }
327   void visitXor(User &I) { visitBinary(I, ISD::XOR); }
328   void visitShl(User &I) { visitBinary(I, ISD::SHL); }
329   void visitShr(User &I) {
330     visitBinary(I, I.getType()->isUnsigned() ? ISD::SRL : ISD::SRA);
331   }
332
333   void visitSetCC(User &I, ISD::CondCode SignedOpc, ISD::CondCode UnsignedOpc);
334   void visitSetEQ(User &I) { visitSetCC(I, ISD::SETEQ, ISD::SETEQ); }
335   void visitSetNE(User &I) { visitSetCC(I, ISD::SETNE, ISD::SETNE); }
336   void visitSetLE(User &I) { visitSetCC(I, ISD::SETLE, ISD::SETULE); }
337   void visitSetGE(User &I) { visitSetCC(I, ISD::SETGE, ISD::SETUGE); }
338   void visitSetLT(User &I) { visitSetCC(I, ISD::SETLT, ISD::SETULT); }
339   void visitSetGT(User &I) { visitSetCC(I, ISD::SETGT, ISD::SETUGT); }
340
341   void visitGetElementPtr(User &I);
342   void visitCast(User &I);
343   void visitSelect(User &I);
344   //
345
346   void visitMalloc(MallocInst &I);
347   void visitFree(FreeInst &I);
348   void visitAlloca(AllocaInst &I);
349   void visitLoad(LoadInst &I);
350   void visitStore(StoreInst &I);
351   void visitPHI(PHINode &I) { } // PHI nodes are handled specially.
352   void visitCall(CallInst &I);
353
354   void visitVAStart(CallInst &I);
355   void visitVANext(VANextInst &I);
356   void visitVAArg(VAArgInst &I);
357   void visitVAEnd(CallInst &I);
358   void visitVACopy(CallInst &I);
359   void visitFrameReturnAddress(CallInst &I, bool isFrameAddress);
360
361   void visitMemIntrinsic(CallInst &I, unsigned Op);
362
363   void visitUserOp1(Instruction &I) {
364     assert(0 && "UserOp1 should not exist at instruction selection time!");
365     abort();
366   }
367   void visitUserOp2(Instruction &I) {
368     assert(0 && "UserOp2 should not exist at instruction selection time!");
369     abort();
370   }
371 };
372 } // end namespace llvm
373
374 void SelectionDAGLowering::visitRet(ReturnInst &I) {
375   if (I.getNumOperands() == 0) {
376     DAG.setRoot(DAG.getNode(ISD::RET, MVT::Other, getRoot()));
377     return;
378   }
379
380   SDOperand Op1 = getValue(I.getOperand(0));
381   MVT::ValueType TmpVT;
382
383   switch (Op1.getValueType()) {
384   default: assert(0 && "Unknown value type!");
385   case MVT::i1:
386   case MVT::i8:
387   case MVT::i16:
388   case MVT::i32:
389     // If this is a machine where 32-bits is legal or expanded, promote to
390     // 32-bits, otherwise, promote to 64-bits.
391     if (TLI.getTypeAction(MVT::i32) == TargetLowering::Promote)
392       TmpVT = TLI.getTypeToTransformTo(MVT::i32);
393     else
394       TmpVT = MVT::i32;
395
396     // Extend integer types to result type.
397     if (I.getOperand(0)->getType()->isSigned())
398       Op1 = DAG.getNode(ISD::SIGN_EXTEND, TmpVT, Op1);
399     else
400       Op1 = DAG.getNode(ISD::ZERO_EXTEND, TmpVT, Op1);
401     break;
402   case MVT::f32:
403     // Extend float to double.
404     Op1 = DAG.getNode(ISD::FP_EXTEND, MVT::f64, Op1);
405     break;
406   case MVT::i64:
407   case MVT::f64:
408     break; // No extension needed!
409   }
410
411   DAG.setRoot(DAG.getNode(ISD::RET, MVT::Other, getRoot(), Op1));
412 }
413
414 void SelectionDAGLowering::visitBr(BranchInst &I) {
415   // Update machine-CFG edges.
416   MachineBasicBlock *Succ0MBB = FuncInfo.MBBMap[I.getSuccessor(0)];
417
418   // Figure out which block is immediately after the current one.
419   MachineBasicBlock *NextBlock = 0;
420   MachineFunction::iterator BBI = CurMBB;
421   if (++BBI != CurMBB->getParent()->end())
422     NextBlock = BBI;
423
424   if (I.isUnconditional()) {
425     // If this is not a fall-through branch, emit the branch.
426     if (Succ0MBB != NextBlock)
427       DAG.setRoot(DAG.getNode(ISD::BR, MVT::Other, getRoot(),
428                               DAG.getBasicBlock(Succ0MBB)));
429   } else {
430     MachineBasicBlock *Succ1MBB = FuncInfo.MBBMap[I.getSuccessor(1)];
431
432     SDOperand Cond = getValue(I.getCondition());
433
434     if (Succ1MBB == NextBlock) {
435       // If the condition is false, fall through.  This means we should branch
436       // if the condition is true to Succ #0.
437       DAG.setRoot(DAG.getNode(ISD::BRCOND, MVT::Other, getRoot(),
438                               Cond, DAG.getBasicBlock(Succ0MBB)));
439     } else if (Succ0MBB == NextBlock) {
440       // If the condition is true, fall through.  This means we should branch if
441       // the condition is false to Succ #1.  Invert the condition first.
442       SDOperand True = DAG.getConstant(1, Cond.getValueType());
443       Cond = DAG.getNode(ISD::XOR, Cond.getValueType(), Cond, True);
444       DAG.setRoot(DAG.getNode(ISD::BRCOND, MVT::Other, getRoot(),
445                               Cond, DAG.getBasicBlock(Succ1MBB)));
446     } else {
447       // Neither edge is a fall through.  If the comparison is true, jump to
448       // Succ#0, otherwise branch unconditionally to succ #1.
449       DAG.setRoot(DAG.getNode(ISD::BRCOND, MVT::Other, getRoot(),
450                               Cond, DAG.getBasicBlock(Succ0MBB)));
451       DAG.setRoot(DAG.getNode(ISD::BR, MVT::Other, getRoot(),
452                               DAG.getBasicBlock(Succ1MBB)));
453     }
454   }
455 }
456
457 void SelectionDAGLowering::visitSub(User &I) {
458   // -0.0 - X --> fneg
459   if (ConstantFP *CFP = dyn_cast<ConstantFP>(I.getOperand(0)))
460     if (CFP->isExactlyValue(-0.0)) {
461       SDOperand Op2 = getValue(I.getOperand(1));
462       setValue(&I, DAG.getNode(ISD::FNEG, Op2.getValueType(), Op2));
463       return;
464     }
465
466   visitBinary(I, ISD::SUB);
467 }
468
469 void SelectionDAGLowering::visitBinary(User &I, unsigned Opcode) {
470   SDOperand Op1 = getValue(I.getOperand(0));
471   SDOperand Op2 = getValue(I.getOperand(1));
472
473   if (isa<ShiftInst>(I))
474     Op2 = DAG.getNode(ISD::ZERO_EXTEND, TLI.getShiftAmountTy(), Op2);
475
476   setValue(&I, DAG.getNode(Opcode, Op1.getValueType(), Op1, Op2));
477 }
478
479 void SelectionDAGLowering::visitSetCC(User &I,ISD::CondCode SignedOpcode,
480                                       ISD::CondCode UnsignedOpcode) {
481   SDOperand Op1 = getValue(I.getOperand(0));
482   SDOperand Op2 = getValue(I.getOperand(1));
483   ISD::CondCode Opcode = SignedOpcode;
484   if (I.getOperand(0)->getType()->isUnsigned())
485     Opcode = UnsignedOpcode;
486   setValue(&I, DAG.getSetCC(Opcode, MVT::i1, Op1, Op2));
487 }
488
489 void SelectionDAGLowering::visitSelect(User &I) {
490   SDOperand Cond     = getValue(I.getOperand(0));
491   SDOperand TrueVal  = getValue(I.getOperand(1));
492   SDOperand FalseVal = getValue(I.getOperand(2));
493   setValue(&I, DAG.getNode(ISD::SELECT, TrueVal.getValueType(), Cond,
494                            TrueVal, FalseVal));
495 }
496
497 void SelectionDAGLowering::visitCast(User &I) {
498   SDOperand N = getValue(I.getOperand(0));
499   MVT::ValueType SrcTy = TLI.getValueType(I.getOperand(0)->getType());
500   MVT::ValueType DestTy = TLI.getValueType(I.getType());
501
502   if (N.getValueType() == DestTy) {
503     setValue(&I, N);  // noop cast.
504   } else if (isInteger(SrcTy)) {
505     if (isInteger(DestTy)) {        // Int -> Int cast
506       if (DestTy < SrcTy)   // Truncating cast?
507         setValue(&I, DAG.getNode(ISD::TRUNCATE, DestTy, N));
508       else if (I.getOperand(0)->getType()->isSigned())
509         setValue(&I, DAG.getNode(ISD::SIGN_EXTEND, DestTy, N));
510       else
511         setValue(&I, DAG.getNode(ISD::ZERO_EXTEND, DestTy, N));
512     } else {                        // Int -> FP cast
513       if (I.getOperand(0)->getType()->isSigned())
514         setValue(&I, DAG.getNode(ISD::SINT_TO_FP, DestTy, N));
515       else
516         setValue(&I, DAG.getNode(ISD::UINT_TO_FP, DestTy, N));
517     }
518   } else {
519     assert(isFloatingPoint(SrcTy) && "Unknown value type!");
520     if (isFloatingPoint(DestTy)) {  // FP -> FP cast
521       if (DestTy < SrcTy)   // Rounding cast?
522         setValue(&I, DAG.getNode(ISD::FP_ROUND, DestTy, N));
523       else
524         setValue(&I, DAG.getNode(ISD::FP_EXTEND, DestTy, N));
525     } else {                        // FP -> Int cast.
526       if (I.getType()->isSigned())
527         setValue(&I, DAG.getNode(ISD::FP_TO_SINT, DestTy, N));
528       else
529         setValue(&I, DAG.getNode(ISD::FP_TO_UINT, DestTy, N));
530     }
531   }
532 }
533
534 void SelectionDAGLowering::visitGetElementPtr(User &I) {
535   SDOperand N = getValue(I.getOperand(0));
536   const Type *Ty = I.getOperand(0)->getType();
537   const Type *UIntPtrTy = TD.getIntPtrType();
538
539   for (GetElementPtrInst::op_iterator OI = I.op_begin()+1, E = I.op_end();
540        OI != E; ++OI) {
541     Value *Idx = *OI;
542     if (const StructType *StTy = dyn_cast<StructType> (Ty)) {
543       unsigned Field = cast<ConstantUInt>(Idx)->getValue();
544       if (Field) {
545         // N = N + Offset
546         uint64_t Offset = TD.getStructLayout(StTy)->MemberOffsets[Field];
547         N = DAG.getNode(ISD::ADD, N.getValueType(), N,
548                         getIntPtrConstant(Offset));
549       }
550       Ty = StTy->getElementType(Field);
551     } else {
552       Ty = cast<SequentialType>(Ty)->getElementType();
553       if (!isa<Constant>(Idx) || !cast<Constant>(Idx)->isNullValue()) {
554         // N = N + Idx * ElementSize;
555         uint64_t ElementSize = TD.getTypeSize(Ty);
556         SDOperand IdxN = getValue(Idx), Scale = getIntPtrConstant(ElementSize);
557
558         // If the index is smaller or larger than intptr_t, truncate or extend
559         // it.
560         if (IdxN.getValueType() < Scale.getValueType()) {
561           if (Idx->getType()->isSigned())
562             IdxN = DAG.getNode(ISD::SIGN_EXTEND, Scale.getValueType(), IdxN);
563           else
564             IdxN = DAG.getNode(ISD::ZERO_EXTEND, Scale.getValueType(), IdxN);
565         } else if (IdxN.getValueType() > Scale.getValueType())
566           IdxN = DAG.getNode(ISD::TRUNCATE, Scale.getValueType(), IdxN);
567
568         IdxN = DAG.getNode(ISD::MUL, N.getValueType(), IdxN, Scale);
569                            
570         N = DAG.getNode(ISD::ADD, N.getValueType(), N, IdxN);
571       }
572     }
573   }
574   setValue(&I, N);
575 }
576
577 void SelectionDAGLowering::visitAlloca(AllocaInst &I) {
578   // If this is a fixed sized alloca in the entry block of the function,
579   // allocate it statically on the stack.
580   if (FuncInfo.StaticAllocaMap.count(&I))
581     return;   // getValue will auto-populate this.
582
583   const Type *Ty = I.getAllocatedType();
584   uint64_t TySize = TLI.getTargetData().getTypeSize(Ty);
585   unsigned Align = TLI.getTargetData().getTypeAlignment(Ty);
586
587   SDOperand AllocSize = getValue(I.getArraySize());
588   MVT::ValueType IntPtr = TLI.getPointerTy();
589   if (IntPtr < AllocSize.getValueType())
590     AllocSize = DAG.getNode(ISD::TRUNCATE, IntPtr, AllocSize);
591   else if (IntPtr > AllocSize.getValueType())
592     AllocSize = DAG.getNode(ISD::ZERO_EXTEND, IntPtr, AllocSize);
593
594   AllocSize = DAG.getNode(ISD::MUL, IntPtr, AllocSize,
595                           getIntPtrConstant(TySize));
596
597   // Handle alignment.  If the requested alignment is less than or equal to the
598   // stack alignment, ignore it and round the size of the allocation up to the
599   // stack alignment size.  If the size is greater than the stack alignment, we
600   // note this in the DYNAMIC_STACKALLOC node.
601   unsigned StackAlign =
602     TLI.getTargetMachine().getFrameInfo()->getStackAlignment();
603   if (Align <= StackAlign) {
604     Align = 0;
605     // Add SA-1 to the size.
606     AllocSize = DAG.getNode(ISD::ADD, AllocSize.getValueType(), AllocSize,
607                             getIntPtrConstant(StackAlign-1));
608     // Mask out the low bits for alignment purposes.
609     AllocSize = DAG.getNode(ISD::AND, AllocSize.getValueType(), AllocSize,
610                             getIntPtrConstant(~(uint64_t)(StackAlign-1)));
611   }
612
613   SDOperand DSA = DAG.getNode(ISD::DYNAMIC_STACKALLOC, AllocSize.getValueType(),
614                               getRoot(), AllocSize,
615                               getIntPtrConstant(Align));
616   DAG.setRoot(setValue(&I, DSA).getValue(1));
617
618   // Inform the Frame Information that we have just allocated a variable-sized
619   // object.
620   CurMBB->getParent()->getFrameInfo()->CreateVariableSizedObject();
621 }
622
623
624 void SelectionDAGLowering::visitLoad(LoadInst &I) {
625   SDOperand Ptr = getValue(I.getOperand(0));
626   
627   SDOperand Root;
628   if (I.isVolatile())
629     Root = getRoot();
630   else {
631     // Do not serialize non-volatile loads against each other.
632     Root = DAG.getRoot();
633   }
634
635   SDOperand L = DAG.getLoad(TLI.getValueType(I.getType()), Root, Ptr);
636   setValue(&I, L);
637
638   if (I.isVolatile())
639     DAG.setRoot(L.getValue(1));
640   else
641     PendingLoads.push_back(L.getValue(1));
642 }
643
644
645 void SelectionDAGLowering::visitStore(StoreInst &I) {
646   Value *SrcV = I.getOperand(0);
647   SDOperand Src = getValue(SrcV);
648   SDOperand Ptr = getValue(I.getOperand(1));
649   DAG.setRoot(DAG.getNode(ISD::STORE, MVT::Other, getRoot(), Src, Ptr));
650 }
651
652 void SelectionDAGLowering::visitCall(CallInst &I) {
653   const char *RenameFn = 0;
654   if (Function *F = I.getCalledFunction())
655     if (F->isExternal())
656       switch (F->getIntrinsicID()) {
657       case 0:     // Not an LLVM intrinsic.
658         if (F->getName() == "fabs" || F->getName() == "fabsf") {
659           if (I.getNumOperands() == 2 &&   // Basic sanity checks.
660               I.getOperand(1)->getType()->isFloatingPoint() &&
661               I.getType() == I.getOperand(1)->getType()) {
662             SDOperand Tmp = getValue(I.getOperand(1));
663             setValue(&I, DAG.getNode(ISD::FABS, Tmp.getValueType(), Tmp));
664             return;
665           }
666         }
667         break;
668       case Intrinsic::vastart:  visitVAStart(I); return;
669       case Intrinsic::vaend:    visitVAEnd(I); return;
670       case Intrinsic::vacopy:   visitVACopy(I); return;
671       case Intrinsic::returnaddress: visitFrameReturnAddress(I, false); return;
672       case Intrinsic::frameaddress:  visitFrameReturnAddress(I, true); return;
673       default:
674         // FIXME: IMPLEMENT THESE.
675         // readport, writeport, readio, writeio
676         assert(0 && "This intrinsic is not implemented yet!");
677         return;
678       case Intrinsic::setjmp:  RenameFn = "setjmp"; break;
679       case Intrinsic::longjmp: RenameFn = "longjmp"; break;
680       case Intrinsic::memcpy:  visitMemIntrinsic(I, ISD::MEMCPY); return;
681       case Intrinsic::memset:  visitMemIntrinsic(I, ISD::MEMSET); return;
682       case Intrinsic::memmove: visitMemIntrinsic(I, ISD::MEMMOVE); return;
683         
684       case Intrinsic::isunordered:
685         setValue(&I, DAG.getSetCC(ISD::SETUO, MVT::i1,getValue(I.getOperand(1)),
686                                   getValue(I.getOperand(2))));
687         return;
688       case Intrinsic::pcmarker: {
689         SDOperand Num = getValue(I.getOperand(1));
690         DAG.setRoot(DAG.getNode(ISD::PCMARKER, MVT::Other, getRoot(), Num));
691         return;
692       }
693       }
694   
695   SDOperand Callee;
696   if (!RenameFn)
697     Callee = getValue(I.getOperand(0));
698   else
699     Callee = DAG.getExternalSymbol(RenameFn, TLI.getPointerTy());
700   std::vector<std::pair<SDOperand, const Type*> > Args;
701   
702   for (unsigned i = 1, e = I.getNumOperands(); i != e; ++i) {
703     Value *Arg = I.getOperand(i);
704     SDOperand ArgNode = getValue(Arg);
705     Args.push_back(std::make_pair(ArgNode, Arg->getType()));
706   }
707   
708   const PointerType *PT = cast<PointerType>(I.getCalledValue()->getType());
709   const FunctionType *FTy = cast<FunctionType>(PT->getElementType());
710   
711   std::pair<SDOperand,SDOperand> Result =
712     TLI.LowerCallTo(getRoot(), I.getType(), FTy->isVarArg(), Callee, Args, DAG);
713   if (I.getType() != Type::VoidTy)
714     setValue(&I, Result.first);
715   DAG.setRoot(Result.second);
716 }
717
718 void SelectionDAGLowering::visitMalloc(MallocInst &I) {
719   SDOperand Src = getValue(I.getOperand(0));
720
721   MVT::ValueType IntPtr = TLI.getPointerTy();
722
723   if (IntPtr < Src.getValueType())
724     Src = DAG.getNode(ISD::TRUNCATE, IntPtr, Src);
725   else if (IntPtr > Src.getValueType())
726     Src = DAG.getNode(ISD::ZERO_EXTEND, IntPtr, Src);
727
728   // Scale the source by the type size.
729   uint64_t ElementSize = TD.getTypeSize(I.getType()->getElementType());
730   Src = DAG.getNode(ISD::MUL, Src.getValueType(),
731                     Src, getIntPtrConstant(ElementSize));
732
733   std::vector<std::pair<SDOperand, const Type*> > Args;
734   Args.push_back(std::make_pair(Src, TLI.getTargetData().getIntPtrType()));
735
736   std::pair<SDOperand,SDOperand> Result =
737     TLI.LowerCallTo(getRoot(), I.getType(), false, 
738                     DAG.getExternalSymbol("malloc", IntPtr),
739                     Args, DAG);
740   setValue(&I, Result.first);  // Pointers always fit in registers
741   DAG.setRoot(Result.second);
742 }
743
744 void SelectionDAGLowering::visitFree(FreeInst &I) {
745   std::vector<std::pair<SDOperand, const Type*> > Args;
746   Args.push_back(std::make_pair(getValue(I.getOperand(0)),
747                                 TLI.getTargetData().getIntPtrType()));
748   MVT::ValueType IntPtr = TLI.getPointerTy();
749   std::pair<SDOperand,SDOperand> Result =
750     TLI.LowerCallTo(getRoot(), Type::VoidTy, false,
751                     DAG.getExternalSymbol("free", IntPtr), Args, DAG);
752   DAG.setRoot(Result.second);
753 }
754
755 std::pair<SDOperand, SDOperand>
756 TargetLowering::LowerVAStart(SDOperand Chain, SelectionDAG &DAG) {
757   // We have no sane default behavior, just emit a useful error message and bail
758   // out.
759   std::cerr << "Variable arguments handling not implemented on this target!\n";
760   abort();
761   return std::make_pair(SDOperand(), SDOperand());
762 }
763
764 SDOperand TargetLowering::LowerVAEnd(SDOperand Chain, SDOperand L,
765                                      SelectionDAG &DAG) {
766   // Default to a noop.
767   return Chain;
768 }
769
770 std::pair<SDOperand,SDOperand>
771 TargetLowering::LowerVACopy(SDOperand Chain, SDOperand L, SelectionDAG &DAG) {
772   // Default to returning the input list.
773   return std::make_pair(L, Chain);
774 }
775
776 std::pair<SDOperand,SDOperand>
777 TargetLowering::LowerVAArgNext(bool isVANext, SDOperand Chain, SDOperand VAList,
778                                const Type *ArgTy, SelectionDAG &DAG) {
779   // We have no sane default behavior, just emit a useful error message and bail
780   // out.
781   std::cerr << "Variable arguments handling not implemented on this target!\n";
782   abort();
783   return std::make_pair(SDOperand(), SDOperand());
784 }
785
786
787 void SelectionDAGLowering::visitVAStart(CallInst &I) {
788   std::pair<SDOperand,SDOperand> Result = TLI.LowerVAStart(getRoot(), DAG);
789   setValue(&I, Result.first);
790   DAG.setRoot(Result.second);
791 }
792
793 void SelectionDAGLowering::visitVAArg(VAArgInst &I) {
794   std::pair<SDOperand,SDOperand> Result =
795     TLI.LowerVAArgNext(false, getRoot(), getValue(I.getOperand(0)), 
796                        I.getType(), DAG);
797   setValue(&I, Result.first);
798   DAG.setRoot(Result.second);
799 }
800
801 void SelectionDAGLowering::visitVANext(VANextInst &I) {
802   std::pair<SDOperand,SDOperand> Result =
803     TLI.LowerVAArgNext(true, getRoot(), getValue(I.getOperand(0)), 
804                        I.getArgType(), DAG);
805   setValue(&I, Result.first);
806   DAG.setRoot(Result.second);
807 }
808
809 void SelectionDAGLowering::visitVAEnd(CallInst &I) {
810   DAG.setRoot(TLI.LowerVAEnd(getRoot(), getValue(I.getOperand(1)), DAG));
811 }
812
813 void SelectionDAGLowering::visitVACopy(CallInst &I) {
814   std::pair<SDOperand,SDOperand> Result =
815     TLI.LowerVACopy(getRoot(), getValue(I.getOperand(1)), DAG);
816   setValue(&I, Result.first);
817   DAG.setRoot(Result.second);
818 }
819
820
821 // It is always conservatively correct for llvm.returnaddress and
822 // llvm.frameaddress to return 0.
823 std::pair<SDOperand, SDOperand>
824 TargetLowering::LowerFrameReturnAddress(bool isFrameAddr, SDOperand Chain,
825                                         unsigned Depth, SelectionDAG &DAG) {
826   return std::make_pair(DAG.getConstant(0, getPointerTy()), Chain);
827 }
828
829 SDOperand TargetLowering::LowerOperation(SDOperand Op) {
830   assert(0 && "LowerOperation not implemented for this target!");
831   abort();
832   return SDOperand();
833 }
834
835 void SelectionDAGLowering::visitFrameReturnAddress(CallInst &I, bool isFrame) {
836   unsigned Depth = (unsigned)cast<ConstantUInt>(I.getOperand(1))->getValue();
837   std::pair<SDOperand,SDOperand> Result =
838     TLI.LowerFrameReturnAddress(isFrame, getRoot(), Depth, DAG);
839   setValue(&I, Result.first);
840   DAG.setRoot(Result.second);
841 }
842
843 void SelectionDAGLowering::visitMemIntrinsic(CallInst &I, unsigned Op) {
844   std::vector<SDOperand> Ops;
845   Ops.push_back(getRoot());
846   Ops.push_back(getValue(I.getOperand(1)));
847   Ops.push_back(getValue(I.getOperand(2)));
848   Ops.push_back(getValue(I.getOperand(3)));
849   Ops.push_back(getValue(I.getOperand(4)));
850   DAG.setRoot(DAG.getNode(Op, MVT::Other, Ops));
851 }
852
853 //===----------------------------------------------------------------------===//
854 // SelectionDAGISel code
855 //===----------------------------------------------------------------------===//
856
857 unsigned SelectionDAGISel::MakeReg(MVT::ValueType VT) {
858   return RegMap->createVirtualRegister(TLI.getRegClassFor(VT));
859 }
860
861
862
863 bool SelectionDAGISel::runOnFunction(Function &Fn) {
864   MachineFunction &MF = MachineFunction::construct(&Fn, TLI.getTargetMachine());
865   RegMap = MF.getSSARegMap();
866   DEBUG(std::cerr << "\n\n\n=== " << Fn.getName() << "\n");
867
868   FunctionLoweringInfo FuncInfo(TLI, Fn, MF);
869
870   for (Function::iterator I = Fn.begin(), E = Fn.end(); I != E; ++I)
871     SelectBasicBlock(I, MF, FuncInfo);
872   
873   return true;
874 }
875
876
877 SDOperand SelectionDAGISel::
878 CopyValueToVirtualRegister(SelectionDAGLowering &SDL, Value *V, unsigned Reg) {
879   SelectionDAG &DAG = SDL.DAG;
880   SDOperand Op = SDL.getValue(V);
881   assert((Op.getOpcode() != ISD::CopyFromReg ||
882           cast<RegSDNode>(Op)->getReg() != Reg) &&
883          "Copy from a reg to the same reg!");
884   return DAG.getCopyToReg(SDL.getRoot(), Op, Reg);
885 }
886
887 /// IsOnlyUsedInOneBasicBlock - If the specified argument is only used in a
888 /// single basic block, return that block.  Otherwise, return a null pointer.
889 static BasicBlock *IsOnlyUsedInOneBasicBlock(Argument *A) {
890   if (A->use_empty()) return 0;
891   BasicBlock *BB = cast<Instruction>(A->use_back())->getParent();
892   for (Argument::use_iterator UI = A->use_begin(), E = A->use_end(); UI != E;
893        ++UI)
894     if (isa<PHINode>(*UI) || cast<Instruction>(*UI)->getParent() != BB)
895       return 0;  // Disagreement among the users?
896
897   // Okay, there is a single BB user.  Only permit this optimization if this is
898   // the entry block, otherwise, we might sink argument loads into loops and
899   // stuff.  Later, when we have global instruction selection, this won't be an
900   // issue clearly.
901   if (BB == BB->getParent()->begin())
902     return BB;
903   return 0;
904 }
905
906 void SelectionDAGISel::
907 LowerArguments(BasicBlock *BB, SelectionDAGLowering &SDL,
908                std::vector<SDOperand> &UnorderedChains) {
909   // If this is the entry block, emit arguments.
910   Function &F = *BB->getParent();
911   FunctionLoweringInfo &FuncInfo = SDL.FuncInfo;
912
913   if (BB == &F.front()) {
914     SDOperand OldRoot = SDL.DAG.getRoot();
915
916     std::vector<SDOperand> Args = TLI.LowerArguments(F, SDL.DAG);
917
918     // If there were side effects accessing the argument list, do not do
919     // anything special.
920     if (OldRoot != SDL.DAG.getRoot()) {
921       unsigned a = 0;
922       for (Function::arg_iterator AI = F.arg_begin(), E = F.arg_end();
923            AI != E; ++AI,++a)
924         if (!AI->use_empty()) {
925           SDL.setValue(AI, Args[a]);
926           SDOperand Copy = 
927             CopyValueToVirtualRegister(SDL, AI, FuncInfo.ValueMap[AI]);
928           UnorderedChains.push_back(Copy);
929         }
930     } else {
931       // Otherwise, if any argument is only accessed in a single basic block,
932       // emit that argument only to that basic block.
933       unsigned a = 0;
934       for (Function::arg_iterator AI = F.arg_begin(), E = F.arg_end();
935            AI != E; ++AI,++a)
936         if (!AI->use_empty()) {
937           if (BasicBlock *BBU = IsOnlyUsedInOneBasicBlock(AI)) {
938             FuncInfo.BlockLocalArguments.insert(std::make_pair(BBU,
939                                                       std::make_pair(AI, a)));
940           } else {
941             SDL.setValue(AI, Args[a]);
942             SDOperand Copy = 
943               CopyValueToVirtualRegister(SDL, AI, FuncInfo.ValueMap[AI]);
944             UnorderedChains.push_back(Copy);
945           }
946         }
947     }
948   }
949
950   // See if there are any block-local arguments that need to be emitted in this
951   // block.
952
953   if (!FuncInfo.BlockLocalArguments.empty()) {
954     std::multimap<BasicBlock*, std::pair<Argument*, unsigned> >::iterator BLAI =
955       FuncInfo.BlockLocalArguments.lower_bound(BB);
956     if (BLAI != FuncInfo.BlockLocalArguments.end() && BLAI->first == BB) {
957       // Lower the arguments into this block.
958       std::vector<SDOperand> Args = TLI.LowerArguments(F, SDL.DAG);
959       
960       // Set up the value mapping for the local arguments.
961       for (; BLAI != FuncInfo.BlockLocalArguments.end() && BLAI->first == BB;
962            ++BLAI)
963         SDL.setValue(BLAI->second.first, Args[BLAI->second.second]);
964       
965       // Any dead arguments will just be ignored here.
966     }
967   }
968 }
969
970
971 void SelectionDAGISel::BuildSelectionDAG(SelectionDAG &DAG, BasicBlock *LLVMBB,
972        std::vector<std::pair<MachineInstr*, unsigned> > &PHINodesToUpdate,
973                                     FunctionLoweringInfo &FuncInfo) {
974   SelectionDAGLowering SDL(DAG, TLI, FuncInfo);
975
976   std::vector<SDOperand> UnorderedChains;
977   
978   // Lower any arguments needed in this block.
979   LowerArguments(LLVMBB, SDL, UnorderedChains);
980
981   BB = FuncInfo.MBBMap[LLVMBB];
982   SDL.setCurrentBasicBlock(BB);
983
984   // Lower all of the non-terminator instructions.
985   for (BasicBlock::iterator I = LLVMBB->begin(), E = --LLVMBB->end();
986        I != E; ++I)
987     SDL.visit(*I);
988
989   // Ensure that all instructions which are used outside of their defining
990   // blocks are available as virtual registers.
991   for (BasicBlock::iterator I = LLVMBB->begin(), E = LLVMBB->end(); I != E;++I)
992     if (!I->use_empty() && !isa<PHINode>(I)) {
993       std::map<const Value*, unsigned>::iterator VMI =FuncInfo.ValueMap.find(I);
994       if (VMI != FuncInfo.ValueMap.end())
995         UnorderedChains.push_back(
996                            CopyValueToVirtualRegister(SDL, I, VMI->second));
997     }
998
999   // Handle PHI nodes in successor blocks.  Emit code into the SelectionDAG to
1000   // ensure constants are generated when needed.  Remember the virtual registers
1001   // that need to be added to the Machine PHI nodes as input.  We cannot just
1002   // directly add them, because expansion might result in multiple MBB's for one
1003   // BB.  As such, the start of the BB might correspond to a different MBB than
1004   // the end.
1005   // 
1006
1007   // Emit constants only once even if used by multiple PHI nodes.
1008   std::map<Constant*, unsigned> ConstantsOut;
1009
1010   // Check successor nodes PHI nodes that expect a constant to be available from
1011   // this block.
1012   TerminatorInst *TI = LLVMBB->getTerminator();
1013   for (unsigned succ = 0, e = TI->getNumSuccessors(); succ != e; ++succ) {
1014     BasicBlock *SuccBB = TI->getSuccessor(succ);
1015     MachineBasicBlock::iterator MBBI = FuncInfo.MBBMap[SuccBB]->begin();
1016     PHINode *PN;
1017
1018     // At this point we know that there is a 1-1 correspondence between LLVM PHI
1019     // nodes and Machine PHI nodes, but the incoming operands have not been
1020     // emitted yet.
1021     for (BasicBlock::iterator I = SuccBB->begin();
1022          (PN = dyn_cast<PHINode>(I)); ++I)
1023       if (!PN->use_empty()) {
1024         unsigned Reg;
1025         Value *PHIOp = PN->getIncomingValueForBlock(LLVMBB);
1026         if (Constant *C = dyn_cast<Constant>(PHIOp)) {
1027           unsigned &RegOut = ConstantsOut[C];
1028           if (RegOut == 0) {
1029             RegOut = FuncInfo.CreateRegForValue(C);
1030             UnorderedChains.push_back(
1031                              CopyValueToVirtualRegister(SDL, C, RegOut));
1032           }
1033           Reg = RegOut;
1034         } else {
1035           Reg = FuncInfo.ValueMap[PHIOp];
1036           if (Reg == 0) {
1037             assert(isa<AllocaInst>(PHIOp) && 
1038                    FuncInfo.StaticAllocaMap.count(cast<AllocaInst>(PHIOp)) &&
1039                    "Didn't codegen value into a register!??");
1040             Reg = FuncInfo.CreateRegForValue(PHIOp);
1041             UnorderedChains.push_back(
1042                              CopyValueToVirtualRegister(SDL, PHIOp, Reg));
1043           }
1044         }
1045         
1046         // Remember that this register needs to added to the machine PHI node as
1047         // the input for this MBB.
1048         unsigned NumElements =
1049           TLI.getNumElements(TLI.getValueType(PN->getType()));
1050         for (unsigned i = 0, e = NumElements; i != e; ++i)
1051           PHINodesToUpdate.push_back(std::make_pair(MBBI++, Reg+i));
1052       }
1053   }
1054   ConstantsOut.clear();
1055
1056   // Turn all of the unordered chains into one factored node.
1057   if (!UnorderedChains.empty()) {
1058     UnorderedChains.push_back(SDL.getRoot());
1059     DAG.setRoot(DAG.getNode(ISD::TokenFactor, MVT::Other, UnorderedChains));
1060   }
1061
1062   // Lower the terminator after the copies are emitted.
1063   SDL.visit(*LLVMBB->getTerminator());
1064
1065   // Make sure the root of the DAG is up-to-date.
1066   DAG.setRoot(SDL.getRoot());
1067 }
1068
1069 void SelectionDAGISel::SelectBasicBlock(BasicBlock *LLVMBB, MachineFunction &MF,
1070                                         FunctionLoweringInfo &FuncInfo) {
1071   SelectionDAG DAG(TLI, MF);
1072   CurDAG = &DAG;
1073   std::vector<std::pair<MachineInstr*, unsigned> > PHINodesToUpdate;
1074
1075   // First step, lower LLVM code to some DAG.  This DAG may use operations and
1076   // types that are not supported by the target.
1077   BuildSelectionDAG(DAG, LLVMBB, PHINodesToUpdate, FuncInfo);
1078
1079   DEBUG(std::cerr << "Lowered selection DAG:\n");
1080   DEBUG(DAG.dump());
1081
1082   // Second step, hack on the DAG until it only uses operations and types that
1083   // the target supports.
1084   DAG.Legalize();
1085
1086   DEBUG(std::cerr << "Legalized selection DAG:\n");
1087   DEBUG(DAG.dump());
1088
1089   // Third, instruction select all of the operations to machine code, adding the
1090   // code to the MachineBasicBlock.
1091   InstructionSelectBasicBlock(DAG);
1092
1093   if (ViewDAGs) DAG.viewGraph();
1094
1095   DEBUG(std::cerr << "Selected machine code:\n");
1096   DEBUG(BB->dump());
1097
1098   // Next, now that we know what the last MBB the LLVM BB expanded is, update
1099   // PHI nodes in successors.
1100   for (unsigned i = 0, e = PHINodesToUpdate.size(); i != e; ++i) {
1101     MachineInstr *PHI = PHINodesToUpdate[i].first;
1102     assert(PHI->getOpcode() == TargetInstrInfo::PHI &&
1103            "This is not a machine PHI node that we are updating!");
1104     PHI->addRegOperand(PHINodesToUpdate[i].second);
1105     PHI->addMachineBasicBlockOperand(BB);
1106   }
1107
1108   // Finally, add the CFG edges from the last selected MBB to the successor
1109   // MBBs.
1110   TerminatorInst *TI = LLVMBB->getTerminator();
1111   for (unsigned i = 0, e = TI->getNumSuccessors(); i != e; ++i) {
1112     MachineBasicBlock *Succ0MBB = FuncInfo.MBBMap[TI->getSuccessor(i)];
1113     BB->addSuccessor(Succ0MBB);
1114   }
1115 }