Re-enable SelectionDAG CSE for calls. It matters in the case of
[oota-llvm.git] / lib / CodeGen / SelectionDAG / SelectionDAGISel.cpp
1 //===-- SelectionDAGISel.cpp - Implement the SelectionDAGISel class -------===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 // This implements the SelectionDAGISel class.
11 //
12 //===----------------------------------------------------------------------===//
13
14 #define DEBUG_TYPE "isel"
15 #include "llvm/CodeGen/SelectionDAGISel.h"
16 #include "SelectionDAGBuild.h"
17 #include "llvm/ADT/BitVector.h"
18 #include "llvm/Analysis/AliasAnalysis.h"
19 #include "llvm/Constants.h"
20 #include "llvm/CallingConv.h"
21 #include "llvm/DerivedTypes.h"
22 #include "llvm/Function.h"
23 #include "llvm/GlobalVariable.h"
24 #include "llvm/InlineAsm.h"
25 #include "llvm/Instructions.h"
26 #include "llvm/Intrinsics.h"
27 #include "llvm/IntrinsicInst.h"
28 #include "llvm/ParameterAttributes.h"
29 #include "llvm/CodeGen/FastISel.h"
30 #include "llvm/CodeGen/GCStrategy.h"
31 #include "llvm/CodeGen/GCMetadata.h"
32 #include "llvm/CodeGen/MachineFunction.h"
33 #include "llvm/CodeGen/MachineFrameInfo.h"
34 #include "llvm/CodeGen/MachineInstrBuilder.h"
35 #include "llvm/CodeGen/MachineJumpTableInfo.h"
36 #include "llvm/CodeGen/MachineModuleInfo.h"
37 #include "llvm/CodeGen/MachineRegisterInfo.h"
38 #include "llvm/CodeGen/ScheduleDAG.h"
39 #include "llvm/CodeGen/SchedulerRegistry.h"
40 #include "llvm/CodeGen/SelectionDAG.h"
41 #include "llvm/Target/TargetRegisterInfo.h"
42 #include "llvm/Target/TargetData.h"
43 #include "llvm/Target/TargetFrameInfo.h"
44 #include "llvm/Target/TargetInstrInfo.h"
45 #include "llvm/Target/TargetLowering.h"
46 #include "llvm/Target/TargetMachine.h"
47 #include "llvm/Target/TargetOptions.h"
48 #include "llvm/Support/Compiler.h"
49 #include "llvm/Support/Debug.h"
50 #include "llvm/Support/MathExtras.h"
51 #include "llvm/Support/Timer.h"
52 #include <algorithm>
53 using namespace llvm;
54
55 static cl::opt<bool>
56 EnableValueProp("enable-value-prop", cl::Hidden);
57 static cl::opt<bool>
58 EnableLegalizeTypes("enable-legalize-types", cl::Hidden);
59 static cl::opt<bool>
60 EnableFastISel("fast-isel", cl::Hidden,
61           cl::desc("Enable the experimental \"fast\" instruction selector"));
62 static cl::opt<bool>
63 EnableFastISelVerbose("fast-isel-verbose", cl::Hidden,
64           cl::desc("Enable verbose messages in the experimental \"fast\" "
65                    "instruction selector"));
66 static cl::opt<bool>
67 EnableFastISelAbort("fast-isel-abort", cl::Hidden,
68           cl::desc("Enable abort calls when \"fast\" instruction fails"));
69 static cl::opt<bool>
70 SchedLiveInCopies("schedule-livein-copies",
71                   cl::desc("Schedule copies of livein registers"),
72                   cl::init(false));
73
74 #ifndef NDEBUG
75 static cl::opt<bool>
76 ViewDAGCombine1("view-dag-combine1-dags", cl::Hidden,
77           cl::desc("Pop up a window to show dags before the first "
78                    "dag combine pass"));
79 static cl::opt<bool>
80 ViewLegalizeTypesDAGs("view-legalize-types-dags", cl::Hidden,
81           cl::desc("Pop up a window to show dags before legalize types"));
82 static cl::opt<bool>
83 ViewLegalizeDAGs("view-legalize-dags", cl::Hidden,
84           cl::desc("Pop up a window to show dags before legalize"));
85 static cl::opt<bool>
86 ViewDAGCombine2("view-dag-combine2-dags", cl::Hidden,
87           cl::desc("Pop up a window to show dags before the second "
88                    "dag combine pass"));
89 static cl::opt<bool>
90 ViewISelDAGs("view-isel-dags", cl::Hidden,
91           cl::desc("Pop up a window to show isel dags as they are selected"));
92 static cl::opt<bool>
93 ViewSchedDAGs("view-sched-dags", cl::Hidden,
94           cl::desc("Pop up a window to show sched dags as they are processed"));
95 static cl::opt<bool>
96 ViewSUnitDAGs("view-sunit-dags", cl::Hidden,
97       cl::desc("Pop up a window to show SUnit dags after they are processed"));
98 #else
99 static const bool ViewDAGCombine1 = false,
100                   ViewLegalizeTypesDAGs = false, ViewLegalizeDAGs = false,
101                   ViewDAGCombine2 = false,
102                   ViewISelDAGs = false, ViewSchedDAGs = false,
103                   ViewSUnitDAGs = false;
104 #endif
105
106 //===---------------------------------------------------------------------===//
107 ///
108 /// RegisterScheduler class - Track the registration of instruction schedulers.
109 ///
110 //===---------------------------------------------------------------------===//
111 MachinePassRegistry RegisterScheduler::Registry;
112
113 //===---------------------------------------------------------------------===//
114 ///
115 /// ISHeuristic command line option for instruction schedulers.
116 ///
117 //===---------------------------------------------------------------------===//
118 static cl::opt<RegisterScheduler::FunctionPassCtor, false,
119                RegisterPassParser<RegisterScheduler> >
120 ISHeuristic("pre-RA-sched",
121             cl::init(&createDefaultScheduler),
122             cl::desc("Instruction schedulers available (before register"
123                      " allocation):"));
124
125 static RegisterScheduler
126 defaultListDAGScheduler("default", "  Best scheduler for the target",
127                         createDefaultScheduler);
128
129 namespace llvm {
130   //===--------------------------------------------------------------------===//
131   /// createDefaultScheduler - This creates an instruction scheduler appropriate
132   /// for the target.
133   ScheduleDAG* createDefaultScheduler(SelectionDAGISel *IS,
134                                       SelectionDAG *DAG,
135                                       MachineBasicBlock *BB,
136                                       bool Fast) {
137     TargetLowering &TLI = IS->getTargetLowering();
138     
139     if (TLI.getSchedulingPreference() == TargetLowering::SchedulingForLatency) {
140       return createTDListDAGScheduler(IS, DAG, BB, Fast);
141     } else {
142       assert(TLI.getSchedulingPreference() ==
143            TargetLowering::SchedulingForRegPressure && "Unknown sched type!");
144       return createBURRListDAGScheduler(IS, DAG, BB, Fast);
145     }
146   }
147 }
148
149 // EmitInstrWithCustomInserter - This method should be implemented by targets
150 // that mark instructions with the 'usesCustomDAGSchedInserter' flag.  These
151 // instructions are special in various ways, which require special support to
152 // insert.  The specified MachineInstr is created but not inserted into any
153 // basic blocks, and the scheduler passes ownership of it to this method.
154 MachineBasicBlock *TargetLowering::EmitInstrWithCustomInserter(MachineInstr *MI,
155                                                        MachineBasicBlock *MBB) {
156   cerr << "If a target marks an instruction with "
157        << "'usesCustomDAGSchedInserter', it must implement "
158        << "TargetLowering::EmitInstrWithCustomInserter!\n";
159   abort();
160   return 0;  
161 }
162
163 /// EmitLiveInCopy - Emit a copy for a live in physical register. If the
164 /// physical register has only a single copy use, then coalesced the copy
165 /// if possible.
166 static void EmitLiveInCopy(MachineBasicBlock *MBB,
167                            MachineBasicBlock::iterator &InsertPos,
168                            unsigned VirtReg, unsigned PhysReg,
169                            const TargetRegisterClass *RC,
170                            DenseMap<MachineInstr*, unsigned> &CopyRegMap,
171                            const MachineRegisterInfo &MRI,
172                            const TargetRegisterInfo &TRI,
173                            const TargetInstrInfo &TII) {
174   unsigned NumUses = 0;
175   MachineInstr *UseMI = NULL;
176   for (MachineRegisterInfo::use_iterator UI = MRI.use_begin(VirtReg),
177          UE = MRI.use_end(); UI != UE; ++UI) {
178     UseMI = &*UI;
179     if (++NumUses > 1)
180       break;
181   }
182
183   // If the number of uses is not one, or the use is not a move instruction,
184   // don't coalesce. Also, only coalesce away a virtual register to virtual
185   // register copy.
186   bool Coalesced = false;
187   unsigned SrcReg, DstReg;
188   if (NumUses == 1 &&
189       TII.isMoveInstr(*UseMI, SrcReg, DstReg) &&
190       TargetRegisterInfo::isVirtualRegister(DstReg)) {
191     VirtReg = DstReg;
192     Coalesced = true;
193   }
194
195   // Now find an ideal location to insert the copy.
196   MachineBasicBlock::iterator Pos = InsertPos;
197   while (Pos != MBB->begin()) {
198     MachineInstr *PrevMI = prior(Pos);
199     DenseMap<MachineInstr*, unsigned>::iterator RI = CopyRegMap.find(PrevMI);
200     // copyRegToReg might emit multiple instructions to do a copy.
201     unsigned CopyDstReg = (RI == CopyRegMap.end()) ? 0 : RI->second;
202     if (CopyDstReg && !TRI.regsOverlap(CopyDstReg, PhysReg))
203       // This is what the BB looks like right now:
204       // r1024 = mov r0
205       // ...
206       // r1    = mov r1024
207       //
208       // We want to insert "r1025 = mov r1". Inserting this copy below the
209       // move to r1024 makes it impossible for that move to be coalesced.
210       //
211       // r1025 = mov r1
212       // r1024 = mov r0
213       // ...
214       // r1    = mov 1024
215       // r2    = mov 1025
216       break; // Woot! Found a good location.
217     --Pos;
218   }
219
220   TII.copyRegToReg(*MBB, Pos, VirtReg, PhysReg, RC, RC);
221   CopyRegMap.insert(std::make_pair(prior(Pos), VirtReg));
222   if (Coalesced) {
223     if (&*InsertPos == UseMI) ++InsertPos;
224     MBB->erase(UseMI);
225   }
226 }
227
228 /// EmitLiveInCopies - If this is the first basic block in the function,
229 /// and if it has live ins that need to be copied into vregs, emit the
230 /// copies into the block.
231 static void EmitLiveInCopies(MachineBasicBlock *EntryMBB,
232                              const MachineRegisterInfo &MRI,
233                              const TargetRegisterInfo &TRI,
234                              const TargetInstrInfo &TII) {
235   if (SchedLiveInCopies) {
236     // Emit the copies at a heuristically-determined location in the block.
237     DenseMap<MachineInstr*, unsigned> CopyRegMap;
238     MachineBasicBlock::iterator InsertPos = EntryMBB->begin();
239     for (MachineRegisterInfo::livein_iterator LI = MRI.livein_begin(),
240            E = MRI.livein_end(); LI != E; ++LI)
241       if (LI->second) {
242         const TargetRegisterClass *RC = MRI.getRegClass(LI->second);
243         EmitLiveInCopy(EntryMBB, InsertPos, LI->second, LI->first,
244                        RC, CopyRegMap, MRI, TRI, TII);
245       }
246   } else {
247     // Emit the copies into the top of the block.
248     for (MachineRegisterInfo::livein_iterator LI = MRI.livein_begin(),
249            E = MRI.livein_end(); LI != E; ++LI)
250       if (LI->second) {
251         const TargetRegisterClass *RC = MRI.getRegClass(LI->second);
252         TII.copyRegToReg(*EntryMBB, EntryMBB->begin(),
253                          LI->second, LI->first, RC, RC);
254       }
255   }
256 }
257
258 //===----------------------------------------------------------------------===//
259 // SelectionDAGISel code
260 //===----------------------------------------------------------------------===//
261
262 SelectionDAGISel::SelectionDAGISel(TargetLowering &tli, bool fast) :
263   FunctionPass(&ID), TLI(tli),
264   FuncInfo(new FunctionLoweringInfo(TLI)),
265   CurDAG(new SelectionDAG(TLI, *FuncInfo)),
266   SDL(new SelectionDAGLowering(*CurDAG, TLI, *FuncInfo)),
267   GFI(),
268   Fast(fast),
269   DAGSize(0)
270 {}
271
272 SelectionDAGISel::~SelectionDAGISel() {
273   delete SDL;
274   delete CurDAG;
275   delete FuncInfo;
276 }
277
278 unsigned SelectionDAGISel::MakeReg(MVT VT) {
279   return RegInfo->createVirtualRegister(TLI.getRegClassFor(VT));
280 }
281
282 void SelectionDAGISel::getAnalysisUsage(AnalysisUsage &AU) const {
283   AU.addRequired<AliasAnalysis>();
284   AU.addRequired<GCModuleInfo>();
285   AU.setPreservesAll();
286 }
287
288 bool SelectionDAGISel::runOnFunction(Function &Fn) {
289   // Do some sanity-checking on the command-line options.
290   assert((!EnableFastISelVerbose || EnableFastISel) &&
291          "-fast-isel-verbose requires -fast-isel");
292   assert((!EnableFastISelAbort || EnableFastISel) &&
293          "-fast-isel-abort requires -fast-isel");
294
295   // Get alias analysis for load/store combining.
296   AA = &getAnalysis<AliasAnalysis>();
297
298   TargetMachine &TM = TLI.getTargetMachine();
299   MachineFunction &MF = MachineFunction::construct(&Fn, TM);
300   const MachineRegisterInfo &MRI = MF.getRegInfo();
301   const TargetInstrInfo &TII = *TM.getInstrInfo();
302   const TargetRegisterInfo &TRI = *TM.getRegisterInfo();
303
304   if (MF.getFunction()->hasGC())
305     GFI = &getAnalysis<GCModuleInfo>().getFunctionInfo(*MF.getFunction());
306   else
307     GFI = 0;
308   RegInfo = &MF.getRegInfo();
309   DOUT << "\n\n\n=== " << Fn.getName() << "\n";
310
311   FuncInfo->set(Fn, MF, EnableFastISel);
312   CurDAG->init(MF, getAnalysisToUpdate<MachineModuleInfo>());
313   SDL->init(GFI, *AA);
314
315   for (Function::iterator I = Fn.begin(), E = Fn.end(); I != E; ++I)
316     if (InvokeInst *Invoke = dyn_cast<InvokeInst>(I->getTerminator()))
317       // Mark landing pad.
318       FuncInfo->MBBMap[Invoke->getSuccessor(1)]->setIsLandingPad();
319
320   SelectAllBasicBlocks(Fn, MF);
321
322   // If the first basic block in the function has live ins that need to be
323   // copied into vregs, emit the copies into the top of the block before
324   // emitting the code for the block.
325   EmitLiveInCopies(MF.begin(), MRI, TRI, TII);
326
327   // Add function live-ins to entry block live-in set.
328   for (MachineRegisterInfo::livein_iterator I = RegInfo->livein_begin(),
329          E = RegInfo->livein_end(); I != E; ++I)
330     MF.begin()->addLiveIn(I->first);
331
332 #ifndef NDEBUG
333   assert(FuncInfo->CatchInfoFound.size() == FuncInfo->CatchInfoLost.size() &&
334          "Not all catch info was assigned to a landing pad!");
335 #endif
336
337   FuncInfo->clear();
338
339   return true;
340 }
341
342 static void copyCatchInfo(BasicBlock *SrcBB, BasicBlock *DestBB,
343                           MachineModuleInfo *MMI, FunctionLoweringInfo &FLI) {
344   for (BasicBlock::iterator I = SrcBB->begin(), E = --SrcBB->end(); I != E; ++I)
345     if (EHSelectorInst *EHSel = dyn_cast<EHSelectorInst>(I)) {
346       // Apply the catch info to DestBB.
347       AddCatchInfo(*EHSel, MMI, FLI.MBBMap[DestBB]);
348 #ifndef NDEBUG
349       if (!FLI.MBBMap[SrcBB]->isLandingPad())
350         FLI.CatchInfoFound.insert(EHSel);
351 #endif
352     }
353 }
354
355 /// IsFixedFrameObjectWithPosOffset - Check if object is a fixed frame object and
356 /// whether object offset >= 0.
357 static bool
358 IsFixedFrameObjectWithPosOffset(MachineFrameInfo * MFI, SDValue Op) {
359   if (!isa<FrameIndexSDNode>(Op)) return false;
360
361   FrameIndexSDNode * FrameIdxNode = dyn_cast<FrameIndexSDNode>(Op);
362   int FrameIdx =  FrameIdxNode->getIndex();
363   return MFI->isFixedObjectIndex(FrameIdx) &&
364     MFI->getObjectOffset(FrameIdx) >= 0;
365 }
366
367 /// IsPossiblyOverwrittenArgumentOfTailCall - Check if the operand could
368 /// possibly be overwritten when lowering the outgoing arguments in a tail
369 /// call. Currently the implementation of this call is very conservative and
370 /// assumes all arguments sourcing from FORMAL_ARGUMENTS or a CopyFromReg with
371 /// virtual registers would be overwritten by direct lowering.
372 static bool IsPossiblyOverwrittenArgumentOfTailCall(SDValue Op,
373                                                     MachineFrameInfo * MFI) {
374   RegisterSDNode * OpReg = NULL;
375   if (Op.getOpcode() == ISD::FORMAL_ARGUMENTS ||
376       (Op.getOpcode()== ISD::CopyFromReg &&
377        (OpReg = dyn_cast<RegisterSDNode>(Op.getOperand(1))) &&
378        (OpReg->getReg() >= TargetRegisterInfo::FirstVirtualRegister)) ||
379       (Op.getOpcode() == ISD::LOAD &&
380        IsFixedFrameObjectWithPosOffset(MFI, Op.getOperand(1))) ||
381       (Op.getOpcode() == ISD::MERGE_VALUES &&
382        Op.getOperand(Op.getResNo()).getOpcode() == ISD::LOAD &&
383        IsFixedFrameObjectWithPosOffset(MFI, Op.getOperand(Op.getResNo()).
384                                        getOperand(1))))
385     return true;
386   return false;
387 }
388
389 /// CheckDAGForTailCallsAndFixThem - This Function looks for CALL nodes in the
390 /// DAG and fixes their tailcall attribute operand.
391 static void CheckDAGForTailCallsAndFixThem(SelectionDAG &DAG, 
392                                            TargetLowering& TLI) {
393   SDNode * Ret = NULL;
394   SDValue Terminator = DAG.getRoot();
395
396   // Find RET node.
397   if (Terminator.getOpcode() == ISD::RET) {
398     Ret = Terminator.getNode();
399   }
400  
401   // Fix tail call attribute of CALL nodes.
402   for (SelectionDAG::allnodes_iterator BE = DAG.allnodes_begin(),
403          BI = DAG.allnodes_end(); BI != BE; ) {
404     --BI;
405     if (CallSDNode *TheCall = dyn_cast<CallSDNode>(BI)) {
406       SDValue OpRet(Ret, 0);
407       SDValue OpCall(BI, 0);
408       bool isMarkedTailCall = TheCall->isTailCall();
409       // If CALL node has tail call attribute set to true and the call is not
410       // eligible (no RET or the target rejects) the attribute is fixed to
411       // false. The TargetLowering::IsEligibleForTailCallOptimization function
412       // must correctly identify tail call optimizable calls.
413       if (!isMarkedTailCall) continue;
414       if (Ret==NULL ||
415           !TLI.IsEligibleForTailCallOptimization(TheCall, OpRet, DAG)) {
416         // Not eligible. Mark CALL node as non tail call. Note that we
417         // can modify the call node in place since calls are not CSE'd.
418         TheCall->setNotTailCall();
419       } else {
420         // Look for tail call clobbered arguments. Emit a series of
421         // copyto/copyfrom virtual register nodes to protect them.
422         SmallVector<SDValue, 32> Ops;
423         SDValue Chain = TheCall->getChain(), InFlag;
424         Ops.push_back(Chain);
425         Ops.push_back(TheCall->getCallee());
426         for (unsigned i = 0, e = TheCall->getNumArgs(); i != e; ++i) {
427           SDValue Arg = TheCall->getArg(i);
428           bool isByVal = TheCall->getArgFlags(i).isByVal();
429           MachineFunction &MF = DAG.getMachineFunction();
430           MachineFrameInfo *MFI = MF.getFrameInfo();
431           if (!isByVal &&
432               IsPossiblyOverwrittenArgumentOfTailCall(Arg, MFI)) {
433             MVT VT = Arg.getValueType();
434             unsigned VReg = MF.getRegInfo().
435               createVirtualRegister(TLI.getRegClassFor(VT));
436             Chain = DAG.getCopyToReg(Chain, VReg, Arg, InFlag);
437             InFlag = Chain.getValue(1);
438             Arg = DAG.getCopyFromReg(Chain, VReg, VT, InFlag);
439             Chain = Arg.getValue(1);
440             InFlag = Arg.getValue(2);
441           }
442           Ops.push_back(Arg);
443           Ops.push_back(TheCall->getArgFlagsVal(i));
444         }
445         // Link in chain of CopyTo/CopyFromReg.
446         Ops[0] = Chain;
447         DAG.UpdateNodeOperands(OpCall, Ops.begin(), Ops.size());
448       }
449     }
450   }
451 }
452
453 void SelectionDAGISel::SelectBasicBlock(BasicBlock *LLVMBB,
454                                         BasicBlock::iterator Begin,
455                                         BasicBlock::iterator End) {
456   SDL->setCurrentBasicBlock(BB);
457
458   MachineModuleInfo *MMI = CurDAG->getMachineModuleInfo();
459
460   if (MMI && BB->isLandingPad()) {
461     // Add a label to mark the beginning of the landing pad.  Deletion of the
462     // landing pad can thus be detected via the MachineModuleInfo.
463     unsigned LabelID = MMI->addLandingPad(BB);
464     CurDAG->setRoot(CurDAG->getLabel(ISD::EH_LABEL,
465                                      CurDAG->getEntryNode(), LabelID));
466
467     // Mark exception register as live in.
468     unsigned Reg = TLI.getExceptionAddressRegister();
469     if (Reg) BB->addLiveIn(Reg);
470
471     // Mark exception selector register as live in.
472     Reg = TLI.getExceptionSelectorRegister();
473     if (Reg) BB->addLiveIn(Reg);
474
475     // FIXME: Hack around an exception handling flaw (PR1508): the personality
476     // function and list of typeids logically belong to the invoke (or, if you
477     // like, the basic block containing the invoke), and need to be associated
478     // with it in the dwarf exception handling tables.  Currently however the
479     // information is provided by an intrinsic (eh.selector) that can be moved
480     // to unexpected places by the optimizers: if the unwind edge is critical,
481     // then breaking it can result in the intrinsics being in the successor of
482     // the landing pad, not the landing pad itself.  This results in exceptions
483     // not being caught because no typeids are associated with the invoke.
484     // This may not be the only way things can go wrong, but it is the only way
485     // we try to work around for the moment.
486     BranchInst *Br = dyn_cast<BranchInst>(LLVMBB->getTerminator());
487
488     if (Br && Br->isUnconditional()) { // Critical edge?
489       BasicBlock::iterator I, E;
490       for (I = LLVMBB->begin(), E = --LLVMBB->end(); I != E; ++I)
491         if (isa<EHSelectorInst>(I))
492           break;
493
494       if (I == E)
495         // No catch info found - try to extract some from the successor.
496         copyCatchInfo(Br->getSuccessor(0), LLVMBB, MMI, *FuncInfo);
497     }
498   }
499
500   // Lower all of the non-terminator instructions.
501   for (BasicBlock::iterator I = Begin; I != End; ++I)
502     if (!isa<TerminatorInst>(I))
503       SDL->visit(*I);
504
505   // Ensure that all instructions which are used outside of their defining
506   // blocks are available as virtual registers.  Invoke is handled elsewhere.
507   for (BasicBlock::iterator I = Begin; I != End; ++I)
508     if (!I->use_empty() && !isa<PHINode>(I) && !isa<InvokeInst>(I)) {
509       DenseMap<const Value*,unsigned>::iterator VMI =FuncInfo->ValueMap.find(I);
510       if (VMI != FuncInfo->ValueMap.end())
511         SDL->CopyValueToVirtualRegister(I, VMI->second);
512     }
513
514   // Handle PHI nodes in successor blocks.
515   if (End == LLVMBB->end()) {
516     HandlePHINodesInSuccessorBlocks(LLVMBB);
517
518     // Lower the terminator after the copies are emitted.
519     SDL->visit(*LLVMBB->getTerminator());
520   }
521     
522   // Make sure the root of the DAG is up-to-date.
523   CurDAG->setRoot(SDL->getControlRoot());
524
525   // Check whether calls in this block are real tail calls. Fix up CALL nodes
526   // with correct tailcall attribute so that the target can rely on the tailcall
527   // attribute indicating whether the call is really eligible for tail call
528   // optimization.
529   CheckDAGForTailCallsAndFixThem(*CurDAG, TLI);
530
531   // Final step, emit the lowered DAG as machine code.
532   CodeGenAndEmitDAG();
533   SDL->clear();
534 }
535
536 void SelectionDAGISel::ComputeLiveOutVRegInfo() {
537   SmallPtrSet<SDNode*, 128> VisitedNodes;
538   SmallVector<SDNode*, 128> Worklist;
539   
540   Worklist.push_back(CurDAG->getRoot().getNode());
541   
542   APInt Mask;
543   APInt KnownZero;
544   APInt KnownOne;
545   
546   while (!Worklist.empty()) {
547     SDNode *N = Worklist.back();
548     Worklist.pop_back();
549     
550     // If we've already seen this node, ignore it.
551     if (!VisitedNodes.insert(N))
552       continue;
553     
554     // Otherwise, add all chain operands to the worklist.
555     for (unsigned i = 0, e = N->getNumOperands(); i != e; ++i)
556       if (N->getOperand(i).getValueType() == MVT::Other)
557         Worklist.push_back(N->getOperand(i).getNode());
558     
559     // If this is a CopyToReg with a vreg dest, process it.
560     if (N->getOpcode() != ISD::CopyToReg)
561       continue;
562     
563     unsigned DestReg = cast<RegisterSDNode>(N->getOperand(1))->getReg();
564     if (!TargetRegisterInfo::isVirtualRegister(DestReg))
565       continue;
566     
567     // Ignore non-scalar or non-integer values.
568     SDValue Src = N->getOperand(2);
569     MVT SrcVT = Src.getValueType();
570     if (!SrcVT.isInteger() || SrcVT.isVector())
571       continue;
572     
573     unsigned NumSignBits = CurDAG->ComputeNumSignBits(Src);
574     Mask = APInt::getAllOnesValue(SrcVT.getSizeInBits());
575     CurDAG->ComputeMaskedBits(Src, Mask, KnownZero, KnownOne);
576     
577     // Only install this information if it tells us something.
578     if (NumSignBits != 1 || KnownZero != 0 || KnownOne != 0) {
579       DestReg -= TargetRegisterInfo::FirstVirtualRegister;
580       FunctionLoweringInfo &FLI = CurDAG->getFunctionLoweringInfo();
581       if (DestReg >= FLI.LiveOutRegInfo.size())
582         FLI.LiveOutRegInfo.resize(DestReg+1);
583       FunctionLoweringInfo::LiveOutInfo &LOI = FLI.LiveOutRegInfo[DestReg];
584       LOI.NumSignBits = NumSignBits;
585       LOI.KnownOne = NumSignBits;
586       LOI.KnownZero = NumSignBits;
587     }
588   }
589 }
590
591 void SelectionDAGISel::CodeGenAndEmitDAG() {
592   std::string GroupName;
593   if (TimePassesIsEnabled)
594     GroupName = "Instruction Selection and Scheduling";
595   std::string BlockName;
596   if (ViewDAGCombine1 || ViewLegalizeTypesDAGs || ViewLegalizeDAGs ||
597       ViewDAGCombine2 || ViewISelDAGs || ViewSchedDAGs || ViewSUnitDAGs)
598     BlockName = CurDAG->getMachineFunction().getFunction()->getName() + ':' +
599                 BB->getBasicBlock()->getName();
600
601   DOUT << "Initial selection DAG:\n";
602   DEBUG(CurDAG->dump());
603
604   if (ViewDAGCombine1) CurDAG->viewGraph("dag-combine1 input for " + BlockName);
605
606   // Run the DAG combiner in pre-legalize mode.
607   if (TimePassesIsEnabled) {
608     NamedRegionTimer T("DAG Combining 1", GroupName);
609     CurDAG->Combine(false, *AA, Fast);
610   } else {
611     CurDAG->Combine(false, *AA, Fast);
612   }
613   
614   DOUT << "Optimized lowered selection DAG:\n";
615   DEBUG(CurDAG->dump());
616   
617   // Second step, hack on the DAG until it only uses operations and types that
618   // the target supports.
619   if (EnableLegalizeTypes) {// Enable this some day.
620     if (ViewLegalizeTypesDAGs) CurDAG->viewGraph("legalize-types input for " +
621                                                  BlockName);
622
623     if (TimePassesIsEnabled) {
624       NamedRegionTimer T("Type Legalization", GroupName);
625       CurDAG->LegalizeTypes();
626     } else {
627       CurDAG->LegalizeTypes();
628     }
629
630     DOUT << "Type-legalized selection DAG:\n";
631     DEBUG(CurDAG->dump());
632
633     // TODO: enable a dag combine pass here.
634   }
635   
636   if (ViewLegalizeDAGs) CurDAG->viewGraph("legalize input for " + BlockName);
637
638   if (TimePassesIsEnabled) {
639     NamedRegionTimer T("DAG Legalization", GroupName);
640     CurDAG->Legalize();
641   } else {
642     CurDAG->Legalize();
643   }
644   
645   DOUT << "Legalized selection DAG:\n";
646   DEBUG(CurDAG->dump());
647   
648   if (ViewDAGCombine2) CurDAG->viewGraph("dag-combine2 input for " + BlockName);
649
650   // Run the DAG combiner in post-legalize mode.
651   if (TimePassesIsEnabled) {
652     NamedRegionTimer T("DAG Combining 2", GroupName);
653     CurDAG->Combine(true, *AA, Fast);
654   } else {
655     CurDAG->Combine(true, *AA, Fast);
656   }
657   
658   DOUT << "Optimized legalized selection DAG:\n";
659   DEBUG(CurDAG->dump());
660
661   if (ViewISelDAGs) CurDAG->viewGraph("isel input for " + BlockName);
662   
663   if (!Fast && EnableValueProp)
664     ComputeLiveOutVRegInfo();
665
666   // Third, instruction select all of the operations to machine code, adding the
667   // code to the MachineBasicBlock.
668   if (TimePassesIsEnabled) {
669     NamedRegionTimer T("Instruction Selection", GroupName);
670     InstructionSelect();
671   } else {
672     InstructionSelect();
673   }
674
675   DOUT << "Selected selection DAG:\n";
676   DEBUG(CurDAG->dump());
677
678   if (ViewSchedDAGs) CurDAG->viewGraph("scheduler input for " + BlockName);
679
680   // Schedule machine code.
681   ScheduleDAG *Scheduler;
682   if (TimePassesIsEnabled) {
683     NamedRegionTimer T("Instruction Scheduling", GroupName);
684     Scheduler = Schedule();
685   } else {
686     Scheduler = Schedule();
687   }
688
689   if (ViewSUnitDAGs) Scheduler->viewGraph();
690
691   // Emit machine code to BB.  This can change 'BB' to the last block being 
692   // inserted into.
693   if (TimePassesIsEnabled) {
694     NamedRegionTimer T("Instruction Creation", GroupName);
695     BB = Scheduler->EmitSchedule();
696   } else {
697     BB = Scheduler->EmitSchedule();
698   }
699
700   // Free the scheduler state.
701   if (TimePassesIsEnabled) {
702     NamedRegionTimer T("Instruction Scheduling Cleanup", GroupName);
703     delete Scheduler;
704   } else {
705     delete Scheduler;
706   }
707
708   DOUT << "Selected machine code:\n";
709   DEBUG(BB->dump());
710 }  
711
712 void SelectionDAGISel::SelectAllBasicBlocks(Function &Fn, MachineFunction &MF) {
713   for (Function::iterator I = Fn.begin(), E = Fn.end(); I != E; ++I) {
714     BasicBlock *LLVMBB = &*I;
715     BB = FuncInfo->MBBMap[LLVMBB];
716
717     BasicBlock::iterator const Begin = LLVMBB->begin();
718     BasicBlock::iterator const End = LLVMBB->end();
719     BasicBlock::iterator BI = Begin;
720
721     // Lower any arguments needed in this block if this is the entry block.
722     if (LLVMBB == &Fn.getEntryBlock())
723       LowerArguments(LLVMBB);
724
725     // Before doing SelectionDAG ISel, see if FastISel has been requested.
726     // FastISel doesn't support EH landing pads, which require special handling.
727     if (EnableFastISel && !BB->isLandingPad()) {
728       if (FastISel *F = TLI.createFastISel(*FuncInfo->MF, FuncInfo->ValueMap,
729                                            FuncInfo->MBBMap,
730                                            FuncInfo->StaticAllocaMap)) {
731         // Emit code for any incoming arguments. This must happen before
732         // beginning FastISel on the entry block.
733         if (LLVMBB == &Fn.getEntryBlock()) {
734           CurDAG->setRoot(SDL->getControlRoot());
735           CodeGenAndEmitDAG();
736           SDL->clear();
737         }
738         F->setCurrentBlock(BB);
739         // Do FastISel on as many instructions as possible.
740         for (; BI != End; ++BI) {
741           // Just before the terminator instruction, insert instructions to
742           // feed PHI nodes in successor blocks.
743           if (isa<TerminatorInst>(BI))
744             if (!HandlePHINodesInSuccessorBlocksFast(LLVMBB, F)) {
745               if (EnableFastISelVerbose || EnableFastISelAbort) {
746                 cerr << "FastISel miss: ";
747                 BI->dump();
748               }
749               if (EnableFastISelAbort)
750                 assert(0 && "FastISel didn't handle a PHI in a successor");
751               break;
752             }
753
754           // First try normal tablegen-generated "fast" selection.
755           if (F->SelectInstruction(BI))
756             continue;
757
758           // Next, try calling the target to attempt to handle the instruction.
759           if (F->TargetSelectInstruction(BI))
760             continue;
761
762           // Then handle certain instructions as single-LLVM-Instruction blocks.
763           if (isa<CallInst>(BI)) {
764             if (BI->getType() != Type::VoidTy) {
765               unsigned &R = FuncInfo->ValueMap[BI];
766               if (!R)
767                 R = FuncInfo->CreateRegForValue(BI);
768             }
769
770             SelectBasicBlock(LLVMBB, BI, next(BI));
771             continue;
772           }
773
774           // Otherwise, give up on FastISel for the rest of the block.
775           // For now, be a little lenient about non-branch terminators.
776           if (!isa<TerminatorInst>(BI) || isa<BranchInst>(BI)) {
777             if (EnableFastISelVerbose || EnableFastISelAbort) {
778               cerr << "FastISel miss: ";
779               BI->dump();
780             }
781             if (EnableFastISelAbort)
782               // The "fast" selector couldn't handle something and bailed.
783               // For the purpose of debugging, just abort.
784               assert(0 && "FastISel didn't select the entire block");
785           }
786           break;
787         }
788         delete F;
789       }
790     }
791
792     // Run SelectionDAG instruction selection on the remainder of the block
793     // not handled by FastISel. If FastISel is not run, this is the entire
794     // block.
795     if (BI != End)
796       SelectBasicBlock(LLVMBB, BI, End);
797
798     FinishBasicBlock();
799   }
800 }
801
802 void
803 SelectionDAGISel::FinishBasicBlock() {
804
805   // Perform target specific isel post processing.
806   InstructionSelectPostProcessing();
807   
808   DOUT << "Target-post-processed machine code:\n";
809   DEBUG(BB->dump());
810
811   DOUT << "Total amount of phi nodes to update: "
812        << SDL->PHINodesToUpdate.size() << "\n";
813   DEBUG(for (unsigned i = 0, e = SDL->PHINodesToUpdate.size(); i != e; ++i)
814           DOUT << "Node " << i << " : (" << SDL->PHINodesToUpdate[i].first
815                << ", " << SDL->PHINodesToUpdate[i].second << ")\n";);
816   
817   // Next, now that we know what the last MBB the LLVM BB expanded is, update
818   // PHI nodes in successors.
819   if (SDL->SwitchCases.empty() &&
820       SDL->JTCases.empty() &&
821       SDL->BitTestCases.empty()) {
822     for (unsigned i = 0, e = SDL->PHINodesToUpdate.size(); i != e; ++i) {
823       MachineInstr *PHI = SDL->PHINodesToUpdate[i].first;
824       assert(PHI->getOpcode() == TargetInstrInfo::PHI &&
825              "This is not a machine PHI node that we are updating!");
826       PHI->addOperand(MachineOperand::CreateReg(SDL->PHINodesToUpdate[i].second,
827                                                 false));
828       PHI->addOperand(MachineOperand::CreateMBB(BB));
829     }
830     SDL->PHINodesToUpdate.clear();
831     return;
832   }
833
834   for (unsigned i = 0, e = SDL->BitTestCases.size(); i != e; ++i) {
835     // Lower header first, if it wasn't already lowered
836     if (!SDL->BitTestCases[i].Emitted) {
837       // Set the current basic block to the mbb we wish to insert the code into
838       BB = SDL->BitTestCases[i].Parent;
839       SDL->setCurrentBasicBlock(BB);
840       // Emit the code
841       SDL->visitBitTestHeader(SDL->BitTestCases[i]);
842       CurDAG->setRoot(SDL->getRoot());
843       CodeGenAndEmitDAG();
844       SDL->clear();
845     }    
846
847     for (unsigned j = 0, ej = SDL->BitTestCases[i].Cases.size(); j != ej; ++j) {
848       // Set the current basic block to the mbb we wish to insert the code into
849       BB = SDL->BitTestCases[i].Cases[j].ThisBB;
850       SDL->setCurrentBasicBlock(BB);
851       // Emit the code
852       if (j+1 != ej)
853         SDL->visitBitTestCase(SDL->BitTestCases[i].Cases[j+1].ThisBB,
854                               SDL->BitTestCases[i].Reg,
855                               SDL->BitTestCases[i].Cases[j]);
856       else
857         SDL->visitBitTestCase(SDL->BitTestCases[i].Default,
858                               SDL->BitTestCases[i].Reg,
859                               SDL->BitTestCases[i].Cases[j]);
860         
861         
862       CurDAG->setRoot(SDL->getRoot());
863       CodeGenAndEmitDAG();
864       SDL->clear();
865     }
866
867     // Update PHI Nodes
868     for (unsigned pi = 0, pe = SDL->PHINodesToUpdate.size(); pi != pe; ++pi) {
869       MachineInstr *PHI = SDL->PHINodesToUpdate[pi].first;
870       MachineBasicBlock *PHIBB = PHI->getParent();
871       assert(PHI->getOpcode() == TargetInstrInfo::PHI &&
872              "This is not a machine PHI node that we are updating!");
873       // This is "default" BB. We have two jumps to it. From "header" BB and
874       // from last "case" BB.
875       if (PHIBB == SDL->BitTestCases[i].Default) {
876         PHI->addOperand(MachineOperand::CreateReg(SDL->PHINodesToUpdate[pi].second,
877                                                   false));
878         PHI->addOperand(MachineOperand::CreateMBB(SDL->BitTestCases[i].Parent));
879         PHI->addOperand(MachineOperand::CreateReg(SDL->PHINodesToUpdate[pi].second,
880                                                   false));
881         PHI->addOperand(MachineOperand::CreateMBB(SDL->BitTestCases[i].Cases.
882                                                   back().ThisBB));
883       }
884       // One of "cases" BB.
885       for (unsigned j = 0, ej = SDL->BitTestCases[i].Cases.size();
886            j != ej; ++j) {
887         MachineBasicBlock* cBB = SDL->BitTestCases[i].Cases[j].ThisBB;
888         if (cBB->succ_end() !=
889             std::find(cBB->succ_begin(),cBB->succ_end(), PHIBB)) {
890           PHI->addOperand(MachineOperand::CreateReg(SDL->PHINodesToUpdate[pi].second,
891                                                     false));
892           PHI->addOperand(MachineOperand::CreateMBB(cBB));
893         }
894       }
895     }
896   }
897   SDL->BitTestCases.clear();
898
899   // If the JumpTable record is filled in, then we need to emit a jump table.
900   // Updating the PHI nodes is tricky in this case, since we need to determine
901   // whether the PHI is a successor of the range check MBB or the jump table MBB
902   for (unsigned i = 0, e = SDL->JTCases.size(); i != e; ++i) {
903     // Lower header first, if it wasn't already lowered
904     if (!SDL->JTCases[i].first.Emitted) {
905       // Set the current basic block to the mbb we wish to insert the code into
906       BB = SDL->JTCases[i].first.HeaderBB;
907       SDL->setCurrentBasicBlock(BB);
908       // Emit the code
909       SDL->visitJumpTableHeader(SDL->JTCases[i].second, SDL->JTCases[i].first);
910       CurDAG->setRoot(SDL->getRoot());
911       CodeGenAndEmitDAG();
912       SDL->clear();
913     }
914     
915     // Set the current basic block to the mbb we wish to insert the code into
916     BB = SDL->JTCases[i].second.MBB;
917     SDL->setCurrentBasicBlock(BB);
918     // Emit the code
919     SDL->visitJumpTable(SDL->JTCases[i].second);
920     CurDAG->setRoot(SDL->getRoot());
921     CodeGenAndEmitDAG();
922     SDL->clear();
923     
924     // Update PHI Nodes
925     for (unsigned pi = 0, pe = SDL->PHINodesToUpdate.size(); pi != pe; ++pi) {
926       MachineInstr *PHI = SDL->PHINodesToUpdate[pi].first;
927       MachineBasicBlock *PHIBB = PHI->getParent();
928       assert(PHI->getOpcode() == TargetInstrInfo::PHI &&
929              "This is not a machine PHI node that we are updating!");
930       // "default" BB. We can go there only from header BB.
931       if (PHIBB == SDL->JTCases[i].second.Default) {
932         PHI->addOperand(MachineOperand::CreateReg(SDL->PHINodesToUpdate[pi].second,
933                                                   false));
934         PHI->addOperand(MachineOperand::CreateMBB(SDL->JTCases[i].first.HeaderBB));
935       }
936       // JT BB. Just iterate over successors here
937       if (BB->succ_end() != std::find(BB->succ_begin(),BB->succ_end(), PHIBB)) {
938         PHI->addOperand(MachineOperand::CreateReg(SDL->PHINodesToUpdate[pi].second,
939                                                   false));
940         PHI->addOperand(MachineOperand::CreateMBB(BB));
941       }
942     }
943   }
944   SDL->JTCases.clear();
945   
946   // If the switch block involved a branch to one of the actual successors, we
947   // need to update PHI nodes in that block.
948   for (unsigned i = 0, e = SDL->PHINodesToUpdate.size(); i != e; ++i) {
949     MachineInstr *PHI = SDL->PHINodesToUpdate[i].first;
950     assert(PHI->getOpcode() == TargetInstrInfo::PHI &&
951            "This is not a machine PHI node that we are updating!");
952     if (BB->isSuccessor(PHI->getParent())) {
953       PHI->addOperand(MachineOperand::CreateReg(SDL->PHINodesToUpdate[i].second,
954                                                 false));
955       PHI->addOperand(MachineOperand::CreateMBB(BB));
956     }
957   }
958   
959   // If we generated any switch lowering information, build and codegen any
960   // additional DAGs necessary.
961   for (unsigned i = 0, e = SDL->SwitchCases.size(); i != e; ++i) {
962     // Set the current basic block to the mbb we wish to insert the code into
963     BB = SDL->SwitchCases[i].ThisBB;
964     SDL->setCurrentBasicBlock(BB);
965     
966     // Emit the code
967     SDL->visitSwitchCase(SDL->SwitchCases[i]);
968     CurDAG->setRoot(SDL->getRoot());
969     CodeGenAndEmitDAG();
970     SDL->clear();
971     
972     // Handle any PHI nodes in successors of this chunk, as if we were coming
973     // from the original BB before switch expansion.  Note that PHI nodes can
974     // occur multiple times in PHINodesToUpdate.  We have to be very careful to
975     // handle them the right number of times.
976     while ((BB = SDL->SwitchCases[i].TrueBB)) {  // Handle LHS and RHS.
977       for (MachineBasicBlock::iterator Phi = BB->begin();
978            Phi != BB->end() && Phi->getOpcode() == TargetInstrInfo::PHI; ++Phi){
979         // This value for this PHI node is recorded in PHINodesToUpdate, get it.
980         for (unsigned pn = 0; ; ++pn) {
981           assert(pn != SDL->PHINodesToUpdate.size() &&
982                  "Didn't find PHI entry!");
983           if (SDL->PHINodesToUpdate[pn].first == Phi) {
984             Phi->addOperand(MachineOperand::CreateReg(SDL->PHINodesToUpdate[pn].
985                                                       second, false));
986             Phi->addOperand(MachineOperand::CreateMBB(SDL->SwitchCases[i].ThisBB));
987             break;
988           }
989         }
990       }
991       
992       // Don't process RHS if same block as LHS.
993       if (BB == SDL->SwitchCases[i].FalseBB)
994         SDL->SwitchCases[i].FalseBB = 0;
995       
996       // If we haven't handled the RHS, do so now.  Otherwise, we're done.
997       SDL->SwitchCases[i].TrueBB = SDL->SwitchCases[i].FalseBB;
998       SDL->SwitchCases[i].FalseBB = 0;
999     }
1000     assert(SDL->SwitchCases[i].TrueBB == 0 && SDL->SwitchCases[i].FalseBB == 0);
1001   }
1002   SDL->SwitchCases.clear();
1003
1004   SDL->PHINodesToUpdate.clear();
1005 }
1006
1007
1008 /// Schedule - Pick a safe ordering for instructions for each
1009 /// target node in the graph.
1010 ///
1011 ScheduleDAG *SelectionDAGISel::Schedule() {
1012   RegisterScheduler::FunctionPassCtor Ctor = RegisterScheduler::getDefault();
1013   
1014   if (!Ctor) {
1015     Ctor = ISHeuristic;
1016     RegisterScheduler::setDefault(Ctor);
1017   }
1018   
1019   ScheduleDAG *Scheduler = Ctor(this, CurDAG, BB, Fast);
1020   Scheduler->Run();
1021
1022   return Scheduler;
1023 }
1024
1025
1026 HazardRecognizer *SelectionDAGISel::CreateTargetHazardRecognizer() {
1027   return new HazardRecognizer();
1028 }
1029
1030 //===----------------------------------------------------------------------===//
1031 // Helper functions used by the generated instruction selector.
1032 //===----------------------------------------------------------------------===//
1033 // Calls to these methods are generated by tblgen.
1034
1035 /// CheckAndMask - The isel is trying to match something like (and X, 255).  If
1036 /// the dag combiner simplified the 255, we still want to match.  RHS is the
1037 /// actual value in the DAG on the RHS of an AND, and DesiredMaskS is the value
1038 /// specified in the .td file (e.g. 255).
1039 bool SelectionDAGISel::CheckAndMask(SDValue LHS, ConstantSDNode *RHS, 
1040                                     int64_t DesiredMaskS) const {
1041   const APInt &ActualMask = RHS->getAPIntValue();
1042   const APInt &DesiredMask = APInt(LHS.getValueSizeInBits(), DesiredMaskS);
1043   
1044   // If the actual mask exactly matches, success!
1045   if (ActualMask == DesiredMask)
1046     return true;
1047   
1048   // If the actual AND mask is allowing unallowed bits, this doesn't match.
1049   if (ActualMask.intersects(~DesiredMask))
1050     return false;
1051   
1052   // Otherwise, the DAG Combiner may have proven that the value coming in is
1053   // either already zero or is not demanded.  Check for known zero input bits.
1054   APInt NeededMask = DesiredMask & ~ActualMask;
1055   if (CurDAG->MaskedValueIsZero(LHS, NeededMask))
1056     return true;
1057   
1058   // TODO: check to see if missing bits are just not demanded.
1059
1060   // Otherwise, this pattern doesn't match.
1061   return false;
1062 }
1063
1064 /// CheckOrMask - The isel is trying to match something like (or X, 255).  If
1065 /// the dag combiner simplified the 255, we still want to match.  RHS is the
1066 /// actual value in the DAG on the RHS of an OR, and DesiredMaskS is the value
1067 /// specified in the .td file (e.g. 255).
1068 bool SelectionDAGISel::CheckOrMask(SDValue LHS, ConstantSDNode *RHS, 
1069                                    int64_t DesiredMaskS) const {
1070   const APInt &ActualMask = RHS->getAPIntValue();
1071   const APInt &DesiredMask = APInt(LHS.getValueSizeInBits(), DesiredMaskS);
1072   
1073   // If the actual mask exactly matches, success!
1074   if (ActualMask == DesiredMask)
1075     return true;
1076   
1077   // If the actual AND mask is allowing unallowed bits, this doesn't match.
1078   if (ActualMask.intersects(~DesiredMask))
1079     return false;
1080   
1081   // Otherwise, the DAG Combiner may have proven that the value coming in is
1082   // either already zero or is not demanded.  Check for known zero input bits.
1083   APInt NeededMask = DesiredMask & ~ActualMask;
1084   
1085   APInt KnownZero, KnownOne;
1086   CurDAG->ComputeMaskedBits(LHS, NeededMask, KnownZero, KnownOne);
1087   
1088   // If all the missing bits in the or are already known to be set, match!
1089   if ((NeededMask & KnownOne) == NeededMask)
1090     return true;
1091   
1092   // TODO: check to see if missing bits are just not demanded.
1093   
1094   // Otherwise, this pattern doesn't match.
1095   return false;
1096 }
1097
1098
1099 /// SelectInlineAsmMemoryOperands - Calls to this are automatically generated
1100 /// by tblgen.  Others should not call it.
1101 void SelectionDAGISel::
1102 SelectInlineAsmMemoryOperands(std::vector<SDValue> &Ops) {
1103   std::vector<SDValue> InOps;
1104   std::swap(InOps, Ops);
1105
1106   Ops.push_back(InOps[0]);  // input chain.
1107   Ops.push_back(InOps[1]);  // input asm string.
1108
1109   unsigned i = 2, e = InOps.size();
1110   if (InOps[e-1].getValueType() == MVT::Flag)
1111     --e;  // Don't process a flag operand if it is here.
1112   
1113   while (i != e) {
1114     unsigned Flags = cast<ConstantSDNode>(InOps[i])->getZExtValue();
1115     if ((Flags & 7) != 4 /*MEM*/) {
1116       // Just skip over this operand, copying the operands verbatim.
1117       Ops.insert(Ops.end(), InOps.begin()+i, InOps.begin()+i+(Flags >> 3) + 1);
1118       i += (Flags >> 3) + 1;
1119     } else {
1120       assert((Flags >> 3) == 1 && "Memory operand with multiple values?");
1121       // Otherwise, this is a memory operand.  Ask the target to select it.
1122       std::vector<SDValue> SelOps;
1123       if (SelectInlineAsmMemoryOperand(InOps[i+1], 'm', SelOps)) {
1124         cerr << "Could not match memory address.  Inline asm failure!\n";
1125         exit(1);
1126       }
1127       
1128       // Add this to the output node.
1129       MVT IntPtrTy = CurDAG->getTargetLoweringInfo().getPointerTy();
1130       Ops.push_back(CurDAG->getTargetConstant(4/*MEM*/ | (SelOps.size() << 3),
1131                                               IntPtrTy));
1132       Ops.insert(Ops.end(), SelOps.begin(), SelOps.end());
1133       i += 2;
1134     }
1135   }
1136   
1137   // Add the flag input back if present.
1138   if (e != InOps.size())
1139     Ops.push_back(InOps.back());
1140 }
1141
1142 char SelectionDAGISel::ID = 0;