Mark all calls as "could throw", when exceptions are enabled. Emit necessary LP info...
[oota-llvm.git] / lib / CodeGen / SelectionDAG / SelectionDAGISel.cpp
1 //===-- SelectionDAGISel.cpp - Implement the SelectionDAGISel class -------===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file was developed by the LLVM research group and is distributed under
6 // the University of Illinois Open Source License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 // This implements the SelectionDAGISel class.
11 //
12 //===----------------------------------------------------------------------===//
13
14 #define DEBUG_TYPE "isel"
15 #include "llvm/ADT/BitVector.h"
16 #include "llvm/Analysis/AliasAnalysis.h"
17 #include "llvm/CodeGen/SelectionDAGISel.h"
18 #include "llvm/CodeGen/ScheduleDAG.h"
19 #include "llvm/Constants.h"
20 #include "llvm/CallingConv.h"
21 #include "llvm/DerivedTypes.h"
22 #include "llvm/Function.h"
23 #include "llvm/GlobalVariable.h"
24 #include "llvm/InlineAsm.h"
25 #include "llvm/Instructions.h"
26 #include "llvm/Intrinsics.h"
27 #include "llvm/IntrinsicInst.h"
28 #include "llvm/ParameterAttributes.h"
29 #include "llvm/CodeGen/MachineModuleInfo.h"
30 #include "llvm/CodeGen/MachineFunction.h"
31 #include "llvm/CodeGen/MachineFrameInfo.h"
32 #include "llvm/CodeGen/MachineJumpTableInfo.h"
33 #include "llvm/CodeGen/MachineInstrBuilder.h"
34 #include "llvm/CodeGen/SchedulerRegistry.h"
35 #include "llvm/CodeGen/SelectionDAG.h"
36 #include "llvm/CodeGen/SSARegMap.h"
37 #include "llvm/Target/MRegisterInfo.h"
38 #include "llvm/Target/TargetData.h"
39 #include "llvm/Target/TargetFrameInfo.h"
40 #include "llvm/Target/TargetInstrInfo.h"
41 #include "llvm/Target/TargetLowering.h"
42 #include "llvm/Target/TargetMachine.h"
43 #include "llvm/Target/TargetOptions.h"
44 #include "llvm/Support/MathExtras.h"
45 #include "llvm/Support/Debug.h"
46 #include "llvm/Support/Compiler.h"
47 #include <algorithm>
48 using namespace llvm;
49
50 #ifndef NDEBUG
51 static cl::opt<bool>
52 ViewISelDAGs("view-isel-dags", cl::Hidden,
53           cl::desc("Pop up a window to show isel dags as they are selected"));
54 static cl::opt<bool>
55 ViewSchedDAGs("view-sched-dags", cl::Hidden,
56           cl::desc("Pop up a window to show sched dags as they are processed"));
57 #else
58 static const bool ViewISelDAGs = 0, ViewSchedDAGs = 0;
59 #endif
60
61 //===---------------------------------------------------------------------===//
62 ///
63 /// RegisterScheduler class - Track the registration of instruction schedulers.
64 ///
65 //===---------------------------------------------------------------------===//
66 MachinePassRegistry RegisterScheduler::Registry;
67
68 //===---------------------------------------------------------------------===//
69 ///
70 /// ISHeuristic command line option for instruction schedulers.
71 ///
72 //===---------------------------------------------------------------------===//
73 namespace {
74   cl::opt<RegisterScheduler::FunctionPassCtor, false,
75           RegisterPassParser<RegisterScheduler> >
76   ISHeuristic("sched",
77               cl::init(&createDefaultScheduler),
78               cl::desc("Instruction schedulers available:"));
79
80   static RegisterScheduler
81   defaultListDAGScheduler("default", "  Best scheduler for the target",
82                           createDefaultScheduler);
83 } // namespace
84
85 namespace { struct AsmOperandInfo; }
86
87 namespace {
88   /// RegsForValue - This struct represents the physical registers that a
89   /// particular value is assigned and the type information about the value.
90   /// This is needed because values can be promoted into larger registers and
91   /// expanded into multiple smaller registers than the value.
92   struct VISIBILITY_HIDDEN RegsForValue {
93     /// Regs - This list hold the register (for legal and promoted values)
94     /// or register set (for expanded values) that the value should be assigned
95     /// to.
96     std::vector<unsigned> Regs;
97     
98     /// RegVT - The value type of each register.
99     ///
100     MVT::ValueType RegVT;
101     
102     /// ValueVT - The value type of the LLVM value, which may be promoted from
103     /// RegVT or made from merging the two expanded parts.
104     MVT::ValueType ValueVT;
105     
106     RegsForValue() : RegVT(MVT::Other), ValueVT(MVT::Other) {}
107     
108     RegsForValue(unsigned Reg, MVT::ValueType regvt, MVT::ValueType valuevt)
109       : RegVT(regvt), ValueVT(valuevt) {
110         Regs.push_back(Reg);
111     }
112     RegsForValue(const std::vector<unsigned> &regs, 
113                  MVT::ValueType regvt, MVT::ValueType valuevt)
114       : Regs(regs), RegVT(regvt), ValueVT(valuevt) {
115     }
116     
117     /// getCopyFromRegs - Emit a series of CopyFromReg nodes that copies from
118     /// this value and returns the result as a ValueVT value.  This uses 
119     /// Chain/Flag as the input and updates them for the output Chain/Flag.
120     SDOperand getCopyFromRegs(SelectionDAG &DAG,
121                               SDOperand &Chain, SDOperand &Flag) const;
122
123     /// getCopyToRegs - Emit a series of CopyToReg nodes that copies the
124     /// specified value into the registers specified by this object.  This uses 
125     /// Chain/Flag as the input and updates them for the output Chain/Flag.
126     void getCopyToRegs(SDOperand Val, SelectionDAG &DAG,
127                        SDOperand &Chain, SDOperand &Flag,
128                        MVT::ValueType PtrVT) const;
129     
130     /// AddInlineAsmOperands - Add this value to the specified inlineasm node
131     /// operand list.  This adds the code marker and includes the number of 
132     /// values added into it.
133     void AddInlineAsmOperands(unsigned Code, SelectionDAG &DAG,
134                               std::vector<SDOperand> &Ops) const;
135   };
136 }
137
138 namespace llvm {
139   //===--------------------------------------------------------------------===//
140   /// createDefaultScheduler - This creates an instruction scheduler appropriate
141   /// for the target.
142   ScheduleDAG* createDefaultScheduler(SelectionDAGISel *IS,
143                                       SelectionDAG *DAG,
144                                       MachineBasicBlock *BB) {
145     TargetLowering &TLI = IS->getTargetLowering();
146     
147     if (TLI.getSchedulingPreference() == TargetLowering::SchedulingForLatency) {
148       return createTDListDAGScheduler(IS, DAG, BB);
149     } else {
150       assert(TLI.getSchedulingPreference() ==
151            TargetLowering::SchedulingForRegPressure && "Unknown sched type!");
152       return createBURRListDAGScheduler(IS, DAG, BB);
153     }
154   }
155
156
157   //===--------------------------------------------------------------------===//
158   /// FunctionLoweringInfo - This contains information that is global to a
159   /// function that is used when lowering a region of the function.
160   class FunctionLoweringInfo {
161   public:
162     TargetLowering &TLI;
163     Function &Fn;
164     MachineFunction &MF;
165     SSARegMap *RegMap;
166
167     FunctionLoweringInfo(TargetLowering &TLI, Function &Fn,MachineFunction &MF);
168
169     /// MBBMap - A mapping from LLVM basic blocks to their machine code entry.
170     std::map<const BasicBlock*, MachineBasicBlock *> MBBMap;
171
172     /// ValueMap - Since we emit code for the function a basic block at a time,
173     /// we must remember which virtual registers hold the values for
174     /// cross-basic-block values.
175     DenseMap<const Value*, unsigned> ValueMap;
176
177     /// StaticAllocaMap - Keep track of frame indices for fixed sized allocas in
178     /// the entry block.  This allows the allocas to be efficiently referenced
179     /// anywhere in the function.
180     std::map<const AllocaInst*, int> StaticAllocaMap;
181
182     unsigned MakeReg(MVT::ValueType VT) {
183       return RegMap->createVirtualRegister(TLI.getRegClassFor(VT));
184     }
185     
186     /// isExportedInst - Return true if the specified value is an instruction
187     /// exported from its block.
188     bool isExportedInst(const Value *V) {
189       return ValueMap.count(V);
190     }
191
192     unsigned CreateRegForValue(const Value *V);
193     
194     unsigned InitializeRegForValue(const Value *V) {
195       unsigned &R = ValueMap[V];
196       assert(R == 0 && "Already initialized this value register!");
197       return R = CreateRegForValue(V);
198     }
199   };
200 }
201
202 /// isUsedOutsideOfDefiningBlock - Return true if this instruction is used by
203 /// PHI nodes or outside of the basic block that defines it, or used by a 
204 /// switch instruction, which may expand to multiple basic blocks.
205 static bool isUsedOutsideOfDefiningBlock(Instruction *I) {
206   if (isa<PHINode>(I)) return true;
207   BasicBlock *BB = I->getParent();
208   for (Value::use_iterator UI = I->use_begin(), E = I->use_end(); UI != E; ++UI)
209     if (cast<Instruction>(*UI)->getParent() != BB || isa<PHINode>(*UI) ||
210         // FIXME: Remove switchinst special case.
211         isa<SwitchInst>(*UI))
212       return true;
213   return false;
214 }
215
216 /// isOnlyUsedInEntryBlock - If the specified argument is only used in the
217 /// entry block, return true.  This includes arguments used by switches, since
218 /// the switch may expand into multiple basic blocks.
219 static bool isOnlyUsedInEntryBlock(Argument *A) {
220   BasicBlock *Entry = A->getParent()->begin();
221   for (Value::use_iterator UI = A->use_begin(), E = A->use_end(); UI != E; ++UI)
222     if (cast<Instruction>(*UI)->getParent() != Entry || isa<SwitchInst>(*UI))
223       return false;  // Use not in entry block.
224   return true;
225 }
226
227 FunctionLoweringInfo::FunctionLoweringInfo(TargetLowering &tli,
228                                            Function &fn, MachineFunction &mf)
229     : TLI(tli), Fn(fn), MF(mf), RegMap(MF.getSSARegMap()) {
230
231   // Create a vreg for each argument register that is not dead and is used
232   // outside of the entry block for the function.
233   for (Function::arg_iterator AI = Fn.arg_begin(), E = Fn.arg_end();
234        AI != E; ++AI)
235     if (!isOnlyUsedInEntryBlock(AI))
236       InitializeRegForValue(AI);
237
238   // Initialize the mapping of values to registers.  This is only set up for
239   // instruction values that are used outside of the block that defines
240   // them.
241   Function::iterator BB = Fn.begin(), EB = Fn.end();
242   for (BasicBlock::iterator I = BB->begin(), E = BB->end(); I != E; ++I)
243     if (AllocaInst *AI = dyn_cast<AllocaInst>(I))
244       if (ConstantInt *CUI = dyn_cast<ConstantInt>(AI->getArraySize())) {
245         const Type *Ty = AI->getAllocatedType();
246         uint64_t TySize = TLI.getTargetData()->getTypeSize(Ty);
247         unsigned Align = 
248           std::max((unsigned)TLI.getTargetData()->getPrefTypeAlignment(Ty),
249                    AI->getAlignment());
250
251         TySize *= CUI->getZExtValue();   // Get total allocated size.
252         if (TySize == 0) TySize = 1; // Don't create zero-sized stack objects.
253         StaticAllocaMap[AI] =
254           MF.getFrameInfo()->CreateStackObject(TySize, Align);
255       }
256
257   for (; BB != EB; ++BB)
258     for (BasicBlock::iterator I = BB->begin(), E = BB->end(); I != E; ++I)
259       if (!I->use_empty() && isUsedOutsideOfDefiningBlock(I))
260         if (!isa<AllocaInst>(I) ||
261             !StaticAllocaMap.count(cast<AllocaInst>(I)))
262           InitializeRegForValue(I);
263
264   // Create an initial MachineBasicBlock for each LLVM BasicBlock in F.  This
265   // also creates the initial PHI MachineInstrs, though none of the input
266   // operands are populated.
267   for (BB = Fn.begin(), EB = Fn.end(); BB != EB; ++BB) {
268     MachineBasicBlock *MBB = new MachineBasicBlock(BB);
269     MBBMap[BB] = MBB;
270     MF.getBasicBlockList().push_back(MBB);
271
272     // Create Machine PHI nodes for LLVM PHI nodes, lowering them as
273     // appropriate.
274     PHINode *PN;
275     for (BasicBlock::iterator I = BB->begin();(PN = dyn_cast<PHINode>(I)); ++I){
276       if (PN->use_empty()) continue;
277       
278       MVT::ValueType VT = TLI.getValueType(PN->getType());
279       unsigned NumElements;
280       if (VT != MVT::Vector)
281         NumElements = TLI.getNumElements(VT);
282       else {
283         MVT::ValueType VT1,VT2;
284         NumElements = 
285           TLI.getVectorTypeBreakdown(cast<VectorType>(PN->getType()),
286                                      VT1, VT2);
287       }
288       unsigned PHIReg = ValueMap[PN];
289       assert(PHIReg && "PHI node does not have an assigned virtual register!");
290       const TargetInstrInfo *TII = TLI.getTargetMachine().getInstrInfo();
291       for (unsigned i = 0; i != NumElements; ++i)
292         BuildMI(MBB, TII->get(TargetInstrInfo::PHI), PHIReg+i);
293     }
294   }
295 }
296
297 /// CreateRegForValue - Allocate the appropriate number of virtual registers of
298 /// the correctly promoted or expanded types.  Assign these registers
299 /// consecutive vreg numbers and return the first assigned number.
300 unsigned FunctionLoweringInfo::CreateRegForValue(const Value *V) {
301   MVT::ValueType VT = TLI.getValueType(V->getType());
302   
303   // The number of multiples of registers that we need, to, e.g., split up
304   // a <2 x int64> -> 4 x i32 registers.
305   unsigned NumVectorRegs = 1;
306   
307   // If this is a vector type, figure out what type it will decompose into
308   // and how many of the elements it will use.
309   if (VT == MVT::Vector) {
310     const VectorType *PTy = cast<VectorType>(V->getType());
311     unsigned NumElts = PTy->getNumElements();
312     MVT::ValueType EltTy = TLI.getValueType(PTy->getElementType());
313     MVT::ValueType VecTy = MVT::getVectorType(EltTy, NumElts);
314     
315     // Divide the input until we get to a supported size.  This will always
316     // end with a scalar if the target doesn't support vectors.
317     while (NumElts > 1 && !TLI.isTypeLegal(VecTy)) {
318       NumElts >>= 1;
319       NumVectorRegs <<= 1;
320       VecTy = MVT::getVectorType(EltTy, NumElts);
321     }
322
323     // Check that VecTy isn't a 1-element vector.
324     if (NumElts == 1 && VecTy == MVT::Other)
325       VT = EltTy;
326     else
327       VT = VecTy;
328   }
329
330   // The common case is that we will only create one register for this
331   // value.  If we have that case, create and return the virtual register.
332   unsigned NV = TLI.getNumElements(VT);
333   if (NV == 1) {
334     // If we are promoting this value, pick the next largest supported type.
335     MVT::ValueType PromotedType = TLI.getTypeToTransformTo(VT);
336     unsigned Reg = MakeReg(PromotedType);
337     // If this is a vector of supported or promoted types (e.g. 4 x i16),
338     // create all of the registers.
339     for (unsigned i = 1; i != NumVectorRegs; ++i)
340       MakeReg(PromotedType);
341     return Reg;
342   }
343   
344   // If this value is represented with multiple target registers, make sure
345   // to create enough consecutive registers of the right (smaller) type.
346   VT = TLI.getTypeToExpandTo(VT);
347   unsigned R = MakeReg(VT);
348   for (unsigned i = 1; i != NV*NumVectorRegs; ++i)
349     MakeReg(VT);
350   return R;
351 }
352
353 //===----------------------------------------------------------------------===//
354 /// SelectionDAGLowering - This is the common target-independent lowering
355 /// implementation that is parameterized by a TargetLowering object.
356 /// Also, targets can overload any lowering method.
357 ///
358 namespace llvm {
359 class SelectionDAGLowering {
360   MachineBasicBlock *CurMBB;
361
362   DenseMap<const Value*, SDOperand> NodeMap;
363
364   /// PendingLoads - Loads are not emitted to the program immediately.  We bunch
365   /// them up and then emit token factor nodes when possible.  This allows us to
366   /// get simple disambiguation between loads without worrying about alias
367   /// analysis.
368   std::vector<SDOperand> PendingLoads;
369
370   /// Case - A struct to record the Value for a switch case, and the
371   /// case's target basic block.
372   struct Case {
373     Constant* Low;
374     Constant* High;
375     MachineBasicBlock* BB;
376
377     Case() : Low(0), High(0), BB(0) { }
378     Case(Constant* low, Constant* high, MachineBasicBlock* bb) :
379       Low(low), High(high), BB(bb) { }
380     uint64_t size() const {
381       uint64_t rHigh = cast<ConstantInt>(High)->getSExtValue();
382       uint64_t rLow  = cast<ConstantInt>(Low)->getSExtValue();
383       return (rHigh - rLow + 1ULL);
384     }
385   };
386
387   struct CaseBits {
388     uint64_t Mask;
389     MachineBasicBlock* BB;
390     unsigned Bits;
391
392     CaseBits(uint64_t mask, MachineBasicBlock* bb, unsigned bits):
393       Mask(mask), BB(bb), Bits(bits) { }
394   };
395
396   typedef std::vector<Case>           CaseVector;
397   typedef std::vector<CaseBits>       CaseBitsVector;
398   typedef CaseVector::iterator        CaseItr;
399   typedef std::pair<CaseItr, CaseItr> CaseRange;
400
401   /// CaseRec - A struct with ctor used in lowering switches to a binary tree
402   /// of conditional branches.
403   struct CaseRec {
404     CaseRec(MachineBasicBlock *bb, Constant *lt, Constant *ge, CaseRange r) :
405     CaseBB(bb), LT(lt), GE(ge), Range(r) {}
406
407     /// CaseBB - The MBB in which to emit the compare and branch
408     MachineBasicBlock *CaseBB;
409     /// LT, GE - If nonzero, we know the current case value must be less-than or
410     /// greater-than-or-equal-to these Constants.
411     Constant *LT;
412     Constant *GE;
413     /// Range - A pair of iterators representing the range of case values to be
414     /// processed at this point in the binary search tree.
415     CaseRange Range;
416   };
417
418   typedef std::vector<CaseRec> CaseRecVector;
419
420   /// The comparison function for sorting the switch case values in the vector.
421   /// WARNING: Case ranges should be disjoint!
422   struct CaseCmp {
423     bool operator () (const Case& C1, const Case& C2) {
424       assert(isa<ConstantInt>(C1.Low) && isa<ConstantInt>(C2.High));
425       const ConstantInt* CI1 = cast<const ConstantInt>(C1.Low);
426       const ConstantInt* CI2 = cast<const ConstantInt>(C2.High);
427       return CI1->getValue().slt(CI2->getValue());
428     }
429   };
430
431   struct CaseBitsCmp {
432     bool operator () (const CaseBits& C1, const CaseBits& C2) {
433       return C1.Bits > C2.Bits;
434     }
435   };
436
437   unsigned Clusterify(CaseVector& Cases, const SwitchInst &SI);
438   
439 public:
440   // TLI - This is information that describes the available target features we
441   // need for lowering.  This indicates when operations are unavailable,
442   // implemented with a libcall, etc.
443   TargetLowering &TLI;
444   SelectionDAG &DAG;
445   const TargetData *TD;
446
447   /// SwitchCases - Vector of CaseBlock structures used to communicate
448   /// SwitchInst code generation information.
449   std::vector<SelectionDAGISel::CaseBlock> SwitchCases;
450   /// JTCases - Vector of JumpTable structures used to communicate
451   /// SwitchInst code generation information.
452   std::vector<SelectionDAGISel::JumpTableBlock> JTCases;
453   std::vector<SelectionDAGISel::BitTestBlock> BitTestCases;
454   
455   /// FuncInfo - Information about the function as a whole.
456   ///
457   FunctionLoweringInfo &FuncInfo;
458
459   SelectionDAGLowering(SelectionDAG &dag, TargetLowering &tli,
460                        FunctionLoweringInfo &funcinfo)
461     : TLI(tli), DAG(dag), TD(DAG.getTarget().getTargetData()),
462       FuncInfo(funcinfo) {
463   }
464
465   /// getRoot - Return the current virtual root of the Selection DAG.
466   ///
467   SDOperand getRoot() {
468     if (PendingLoads.empty())
469       return DAG.getRoot();
470
471     if (PendingLoads.size() == 1) {
472       SDOperand Root = PendingLoads[0];
473       DAG.setRoot(Root);
474       PendingLoads.clear();
475       return Root;
476     }
477
478     // Otherwise, we have to make a token factor node.
479     SDOperand Root = DAG.getNode(ISD::TokenFactor, MVT::Other,
480                                  &PendingLoads[0], PendingLoads.size());
481     PendingLoads.clear();
482     DAG.setRoot(Root);
483     return Root;
484   }
485
486   SDOperand CopyValueToVirtualRegister(Value *V, unsigned Reg);
487
488   void visit(Instruction &I) { visit(I.getOpcode(), I); }
489
490   void visit(unsigned Opcode, User &I) {
491     // Note: this doesn't use InstVisitor, because it has to work with
492     // ConstantExpr's in addition to instructions.
493     switch (Opcode) {
494     default: assert(0 && "Unknown instruction type encountered!");
495              abort();
496       // Build the switch statement using the Instruction.def file.
497 #define HANDLE_INST(NUM, OPCODE, CLASS) \
498     case Instruction::OPCODE:return visit##OPCODE((CLASS&)I);
499 #include "llvm/Instruction.def"
500     }
501   }
502
503   void setCurrentBasicBlock(MachineBasicBlock *MBB) { CurMBB = MBB; }
504
505   SDOperand getLoadFrom(const Type *Ty, SDOperand Ptr,
506                         const Value *SV, SDOperand Root,
507                         bool isVolatile, unsigned Alignment);
508
509   SDOperand getIntPtrConstant(uint64_t Val) {
510     return DAG.getConstant(Val, TLI.getPointerTy());
511   }
512
513   SDOperand getValue(const Value *V);
514
515   void setValue(const Value *V, SDOperand NewN) {
516     SDOperand &N = NodeMap[V];
517     assert(N.Val == 0 && "Already set a value for this node!");
518     N = NewN;
519   }
520   
521   void GetRegistersForValue(AsmOperandInfo &OpInfo, bool HasEarlyClobber,
522                             std::set<unsigned> &OutputRegs, 
523                             std::set<unsigned> &InputRegs);
524
525   void FindMergedConditions(Value *Cond, MachineBasicBlock *TBB,
526                             MachineBasicBlock *FBB, MachineBasicBlock *CurBB,
527                             unsigned Opc);
528   bool isExportableFromCurrentBlock(Value *V, const BasicBlock *FromBB);
529   void ExportFromCurrentBlock(Value *V);
530   void LowerCallTo(Instruction &I,
531                    const Type *CalledValueTy, unsigned CallingConv,
532                    bool IsTailCall, SDOperand Callee, unsigned OpIdx,
533                    MachineBasicBlock *LandingPad = NULL);
534   
535   // Terminator instructions.
536   void visitRet(ReturnInst &I);
537   void visitBr(BranchInst &I);
538   void visitSwitch(SwitchInst &I);
539   void visitUnreachable(UnreachableInst &I) { /* noop */ }
540
541   // Helpers for visitSwitch
542   bool handleSmallSwitchRange(CaseRec& CR,
543                               CaseRecVector& WorkList,
544                               Value* SV,
545                               MachineBasicBlock* Default);
546   bool handleJTSwitchCase(CaseRec& CR,
547                           CaseRecVector& WorkList,
548                           Value* SV,
549                           MachineBasicBlock* Default);
550   bool handleBTSplitSwitchCase(CaseRec& CR,
551                                CaseRecVector& WorkList,
552                                Value* SV,
553                                MachineBasicBlock* Default);
554   bool handleBitTestsSwitchCase(CaseRec& CR,
555                                 CaseRecVector& WorkList,
556                                 Value* SV,
557                                 MachineBasicBlock* Default);  
558   void visitSwitchCase(SelectionDAGISel::CaseBlock &CB);
559   void visitBitTestHeader(SelectionDAGISel::BitTestBlock &B);
560   void visitBitTestCase(MachineBasicBlock* NextMBB,
561                         unsigned Reg,
562                         SelectionDAGISel::BitTestCase &B);
563   void visitJumpTable(SelectionDAGISel::JumpTable &JT);
564   void visitJumpTableHeader(SelectionDAGISel::JumpTable &JT,
565                             SelectionDAGISel::JumpTableHeader &JTH);
566   
567   // These all get lowered before this pass.
568   void visitInvoke(InvokeInst &I);
569   void visitInvoke(InvokeInst &I, bool AsTerminator);
570   void visitUnwind(UnwindInst &I);
571
572   void visitScalarBinary(User &I, unsigned OpCode);
573   void visitVectorBinary(User &I, unsigned OpCode);
574   void visitEitherBinary(User &I, unsigned ScalarOp, unsigned VectorOp);
575   void visitShift(User &I, unsigned Opcode);
576   void visitAdd(User &I) { 
577     if (isa<VectorType>(I.getType()))
578       visitVectorBinary(I, ISD::VADD);
579     else if (I.getType()->isFloatingPoint())
580       visitScalarBinary(I, ISD::FADD);
581     else
582       visitScalarBinary(I, ISD::ADD);
583   }
584   void visitSub(User &I);
585   void visitMul(User &I) {
586     if (isa<VectorType>(I.getType()))
587       visitVectorBinary(I, ISD::VMUL);
588     else if (I.getType()->isFloatingPoint())
589       visitScalarBinary(I, ISD::FMUL);
590     else
591       visitScalarBinary(I, ISD::MUL);
592   }
593   void visitURem(User &I) { visitScalarBinary(I, ISD::UREM); }
594   void visitSRem(User &I) { visitScalarBinary(I, ISD::SREM); }
595   void visitFRem(User &I) { visitScalarBinary(I, ISD::FREM); }
596   void visitUDiv(User &I) { visitEitherBinary(I, ISD::UDIV, ISD::VUDIV); }
597   void visitSDiv(User &I) { visitEitherBinary(I, ISD::SDIV, ISD::VSDIV); }
598   void visitFDiv(User &I) { visitEitherBinary(I, ISD::FDIV, ISD::VSDIV); }
599   void visitAnd (User &I) { visitEitherBinary(I, ISD::AND,  ISD::VAND ); }
600   void visitOr  (User &I) { visitEitherBinary(I, ISD::OR,   ISD::VOR  ); }
601   void visitXor (User &I) { visitEitherBinary(I, ISD::XOR,  ISD::VXOR ); }
602   void visitShl (User &I) { visitShift(I, ISD::SHL); }
603   void visitLShr(User &I) { visitShift(I, ISD::SRL); }
604   void visitAShr(User &I) { visitShift(I, ISD::SRA); }
605   void visitICmp(User &I);
606   void visitFCmp(User &I);
607   // Visit the conversion instructions
608   void visitTrunc(User &I);
609   void visitZExt(User &I);
610   void visitSExt(User &I);
611   void visitFPTrunc(User &I);
612   void visitFPExt(User &I);
613   void visitFPToUI(User &I);
614   void visitFPToSI(User &I);
615   void visitUIToFP(User &I);
616   void visitSIToFP(User &I);
617   void visitPtrToInt(User &I);
618   void visitIntToPtr(User &I);
619   void visitBitCast(User &I);
620
621   void visitExtractElement(User &I);
622   void visitInsertElement(User &I);
623   void visitShuffleVector(User &I);
624
625   void visitGetElementPtr(User &I);
626   void visitSelect(User &I);
627
628   void visitMalloc(MallocInst &I);
629   void visitFree(FreeInst &I);
630   void visitAlloca(AllocaInst &I);
631   void visitLoad(LoadInst &I);
632   void visitStore(StoreInst &I);
633   void visitPHI(PHINode &I) { } // PHI nodes are handled specially.
634   void visitCall(CallInst &I);
635   void visitInlineAsm(CallInst &I);
636   const char *visitIntrinsicCall(CallInst &I, unsigned Intrinsic);
637   void visitTargetIntrinsic(CallInst &I, unsigned Intrinsic);
638
639   void visitVAStart(CallInst &I);
640   void visitVAArg(VAArgInst &I);
641   void visitVAEnd(CallInst &I);
642   void visitVACopy(CallInst &I);
643
644   void visitMemIntrinsic(CallInst &I, unsigned Op);
645
646   void visitUserOp1(Instruction &I) {
647     assert(0 && "UserOp1 should not exist at instruction selection time!");
648     abort();
649   }
650   void visitUserOp2(Instruction &I) {
651     assert(0 && "UserOp2 should not exist at instruction selection time!");
652     abort();
653   }
654 };
655 } // end namespace llvm
656
657 SDOperand SelectionDAGLowering::getValue(const Value *V) {
658   SDOperand &N = NodeMap[V];
659   if (N.Val) return N;
660   
661   const Type *VTy = V->getType();
662   MVT::ValueType VT = TLI.getValueType(VTy);
663   if (Constant *C = const_cast<Constant*>(dyn_cast<Constant>(V))) {
664     if (ConstantExpr *CE = dyn_cast<ConstantExpr>(C)) {
665       visit(CE->getOpcode(), *CE);
666       SDOperand N1 = NodeMap[V];
667       assert(N1.Val && "visit didn't populate the ValueMap!");
668       return N1;
669     } else if (GlobalValue *GV = dyn_cast<GlobalValue>(C)) {
670       return N = DAG.getGlobalAddress(GV, VT);
671     } else if (isa<ConstantPointerNull>(C)) {
672       return N = DAG.getConstant(0, TLI.getPointerTy());
673     } else if (isa<UndefValue>(C)) {
674       if (!isa<VectorType>(VTy))
675         return N = DAG.getNode(ISD::UNDEF, VT);
676
677       // Create a VBUILD_VECTOR of undef nodes.
678       const VectorType *PTy = cast<VectorType>(VTy);
679       unsigned NumElements = PTy->getNumElements();
680       MVT::ValueType PVT = TLI.getValueType(PTy->getElementType());
681
682       SmallVector<SDOperand, 8> Ops;
683       Ops.assign(NumElements, DAG.getNode(ISD::UNDEF, PVT));
684       
685       // Create a VConstant node with generic Vector type.
686       Ops.push_back(DAG.getConstant(NumElements, MVT::i32));
687       Ops.push_back(DAG.getValueType(PVT));
688       return N = DAG.getNode(ISD::VBUILD_VECTOR, MVT::Vector,
689                              &Ops[0], Ops.size());
690     } else if (ConstantFP *CFP = dyn_cast<ConstantFP>(C)) {
691       return N = DAG.getConstantFP(CFP->getValue(), VT);
692     } else if (const VectorType *PTy = dyn_cast<VectorType>(VTy)) {
693       unsigned NumElements = PTy->getNumElements();
694       MVT::ValueType PVT = TLI.getValueType(PTy->getElementType());
695       
696       // Now that we know the number and type of the elements, push a
697       // Constant or ConstantFP node onto the ops list for each element of
698       // the packed constant.
699       SmallVector<SDOperand, 8> Ops;
700       if (ConstantVector *CP = dyn_cast<ConstantVector>(C)) {
701         for (unsigned i = 0; i != NumElements; ++i)
702           Ops.push_back(getValue(CP->getOperand(i)));
703       } else {
704         assert(isa<ConstantAggregateZero>(C) && "Unknown packed constant!");
705         SDOperand Op;
706         if (MVT::isFloatingPoint(PVT))
707           Op = DAG.getConstantFP(0, PVT);
708         else
709           Op = DAG.getConstant(0, PVT);
710         Ops.assign(NumElements, Op);
711       }
712       
713       // Create a VBUILD_VECTOR node with generic Vector type.
714       Ops.push_back(DAG.getConstant(NumElements, MVT::i32));
715       Ops.push_back(DAG.getValueType(PVT));
716       return NodeMap[V] = DAG.getNode(ISD::VBUILD_VECTOR, MVT::Vector, &Ops[0],
717                                       Ops.size());
718     } else {
719       // Canonicalize all constant ints to be unsigned.
720       return N = DAG.getConstant(cast<ConstantInt>(C)->getZExtValue(),VT);
721     }
722   }
723       
724   if (const AllocaInst *AI = dyn_cast<AllocaInst>(V)) {
725     std::map<const AllocaInst*, int>::iterator SI =
726     FuncInfo.StaticAllocaMap.find(AI);
727     if (SI != FuncInfo.StaticAllocaMap.end())
728       return DAG.getFrameIndex(SI->second, TLI.getPointerTy());
729   }
730       
731   unsigned InReg = FuncInfo.ValueMap[V];
732   assert(InReg && "Value not in map!");
733   
734   // If this type is not legal, make it so now.
735   if (VT != MVT::Vector) {
736     if (TLI.getTypeAction(VT) == TargetLowering::Expand) {
737       // Source must be expanded.  This input value is actually coming from the
738       // register pair InReg and InReg+1.
739       MVT::ValueType DestVT = TLI.getTypeToExpandTo(VT);
740       unsigned NumVals = TLI.getNumElements(VT);
741       N = DAG.getCopyFromReg(DAG.getEntryNode(), InReg, DestVT);
742       if (NumVals == 1)
743         N = DAG.getNode(ISD::BIT_CONVERT, VT, N);
744       else {
745         assert(NumVals == 2 && "1 to 4 (and more) expansion not implemented!");
746         N = DAG.getNode(ISD::BUILD_PAIR, VT, N,
747                        DAG.getCopyFromReg(DAG.getEntryNode(), InReg+1, DestVT));
748       }
749     } else {
750       MVT::ValueType DestVT = TLI.getTypeToTransformTo(VT);
751       N = DAG.getCopyFromReg(DAG.getEntryNode(), InReg, DestVT);
752       if (TLI.getTypeAction(VT) == TargetLowering::Promote) // Promotion case
753         N = MVT::isFloatingPoint(VT)
754           ? DAG.getNode(ISD::FP_ROUND, VT, N)
755           : DAG.getNode(ISD::TRUNCATE, VT, N);
756     }
757   } else {
758     // Otherwise, if this is a vector, make it available as a generic vector
759     // here.
760     MVT::ValueType PTyElementVT, PTyLegalElementVT;
761     const VectorType *PTy = cast<VectorType>(VTy);
762     unsigned NE = TLI.getVectorTypeBreakdown(PTy, PTyElementVT,
763                                              PTyLegalElementVT);
764
765     // Build a VBUILD_VECTOR with the input registers.
766     SmallVector<SDOperand, 8> Ops;
767     if (PTyElementVT == PTyLegalElementVT) {
768       // If the value types are legal, just VBUILD the CopyFromReg nodes.
769       for (unsigned i = 0; i != NE; ++i)
770         Ops.push_back(DAG.getCopyFromReg(DAG.getEntryNode(), InReg++, 
771                                          PTyElementVT));
772     } else if (PTyElementVT < PTyLegalElementVT) {
773       // If the register was promoted, use TRUNCATE of FP_ROUND as appropriate.
774       for (unsigned i = 0; i != NE; ++i) {
775         SDOperand Op = DAG.getCopyFromReg(DAG.getEntryNode(), InReg++, 
776                                           PTyElementVT);
777         if (MVT::isFloatingPoint(PTyElementVT))
778           Op = DAG.getNode(ISD::FP_ROUND, PTyElementVT, Op);
779         else
780           Op = DAG.getNode(ISD::TRUNCATE, PTyElementVT, Op);
781         Ops.push_back(Op);
782       }
783     } else {
784       // If the register was expanded, use BUILD_PAIR.
785       assert((NE & 1) == 0 && "Must expand into a multiple of 2 elements!");
786       for (unsigned i = 0; i != NE/2; ++i) {
787         SDOperand Op0 = DAG.getCopyFromReg(DAG.getEntryNode(), InReg++, 
788                                            PTyElementVT);
789         SDOperand Op1 = DAG.getCopyFromReg(DAG.getEntryNode(), InReg++, 
790                                            PTyElementVT);
791         Ops.push_back(DAG.getNode(ISD::BUILD_PAIR, VT, Op0, Op1));
792       }
793     }
794     
795     Ops.push_back(DAG.getConstant(NE, MVT::i32));
796     Ops.push_back(DAG.getValueType(PTyLegalElementVT));
797     N = DAG.getNode(ISD::VBUILD_VECTOR, MVT::Vector, &Ops[0], Ops.size());
798     
799     // Finally, use a VBIT_CONVERT to make this available as the appropriate
800     // vector type.
801     N = DAG.getNode(ISD::VBIT_CONVERT, MVT::Vector, N, 
802                     DAG.getConstant(PTy->getNumElements(),
803                                     MVT::i32),
804                     DAG.getValueType(TLI.getValueType(PTy->getElementType())));
805   }
806   
807   return N;
808 }
809
810
811 void SelectionDAGLowering::visitRet(ReturnInst &I) {
812   if (I.getNumOperands() == 0) {
813     DAG.setRoot(DAG.getNode(ISD::RET, MVT::Other, getRoot()));
814     return;
815   }
816   SmallVector<SDOperand, 8> NewValues;
817   NewValues.push_back(getRoot());
818   for (unsigned i = 0, e = I.getNumOperands(); i != e; ++i) {
819     SDOperand RetOp = getValue(I.getOperand(i));
820     
821     // If this is an integer return value, we need to promote it ourselves to
822     // the full width of a register, since LegalizeOp will use ANY_EXTEND rather
823     // than sign/zero.
824     // FIXME: C calling convention requires the return type to be promoted to
825     // at least 32-bit. But this is not necessary for non-C calling conventions.
826     if (MVT::isInteger(RetOp.getValueType()) && 
827         RetOp.getValueType() < MVT::i64) {
828       MVT::ValueType TmpVT;
829       if (TLI.getTypeAction(MVT::i32) == TargetLowering::Promote)
830         TmpVT = TLI.getTypeToTransformTo(MVT::i32);
831       else
832         TmpVT = MVT::i32;
833       const FunctionType *FTy = I.getParent()->getParent()->getFunctionType();
834       const ParamAttrsList *Attrs = FTy->getParamAttrs();
835       ISD::NodeType ExtendKind = ISD::ANY_EXTEND;
836       if (Attrs && Attrs->paramHasAttr(0, ParamAttr::SExt))
837         ExtendKind = ISD::SIGN_EXTEND;
838       if (Attrs && Attrs->paramHasAttr(0, ParamAttr::ZExt))
839         ExtendKind = ISD::ZERO_EXTEND;
840       RetOp = DAG.getNode(ExtendKind, TmpVT, RetOp);
841     }
842     NewValues.push_back(RetOp);
843     NewValues.push_back(DAG.getConstant(false, MVT::i32));
844   }
845   DAG.setRoot(DAG.getNode(ISD::RET, MVT::Other,
846                           &NewValues[0], NewValues.size()));
847 }
848
849 /// ExportFromCurrentBlock - If this condition isn't known to be exported from
850 /// the current basic block, add it to ValueMap now so that we'll get a
851 /// CopyTo/FromReg.
852 void SelectionDAGLowering::ExportFromCurrentBlock(Value *V) {
853   // No need to export constants.
854   if (!isa<Instruction>(V) && !isa<Argument>(V)) return;
855   
856   // Already exported?
857   if (FuncInfo.isExportedInst(V)) return;
858
859   unsigned Reg = FuncInfo.InitializeRegForValue(V);
860   PendingLoads.push_back(CopyValueToVirtualRegister(V, Reg));
861 }
862
863 bool SelectionDAGLowering::isExportableFromCurrentBlock(Value *V,
864                                                     const BasicBlock *FromBB) {
865   // The operands of the setcc have to be in this block.  We don't know
866   // how to export them from some other block.
867   if (Instruction *VI = dyn_cast<Instruction>(V)) {
868     // Can export from current BB.
869     if (VI->getParent() == FromBB)
870       return true;
871     
872     // Is already exported, noop.
873     return FuncInfo.isExportedInst(V);
874   }
875   
876   // If this is an argument, we can export it if the BB is the entry block or
877   // if it is already exported.
878   if (isa<Argument>(V)) {
879     if (FromBB == &FromBB->getParent()->getEntryBlock())
880       return true;
881
882     // Otherwise, can only export this if it is already exported.
883     return FuncInfo.isExportedInst(V);
884   }
885   
886   // Otherwise, constants can always be exported.
887   return true;
888 }
889
890 static bool InBlock(const Value *V, const BasicBlock *BB) {
891   if (const Instruction *I = dyn_cast<Instruction>(V))
892     return I->getParent() == BB;
893   return true;
894 }
895
896 /// FindMergedConditions - If Cond is an expression like 
897 void SelectionDAGLowering::FindMergedConditions(Value *Cond,
898                                                 MachineBasicBlock *TBB,
899                                                 MachineBasicBlock *FBB,
900                                                 MachineBasicBlock *CurBB,
901                                                 unsigned Opc) {
902   // If this node is not part of the or/and tree, emit it as a branch.
903   Instruction *BOp = dyn_cast<Instruction>(Cond);
904
905   if (!BOp || !(isa<BinaryOperator>(BOp) || isa<CmpInst>(BOp)) || 
906       (unsigned)BOp->getOpcode() != Opc || !BOp->hasOneUse() ||
907       BOp->getParent() != CurBB->getBasicBlock() ||
908       !InBlock(BOp->getOperand(0), CurBB->getBasicBlock()) ||
909       !InBlock(BOp->getOperand(1), CurBB->getBasicBlock())) {
910     const BasicBlock *BB = CurBB->getBasicBlock();
911     
912     // If the leaf of the tree is a comparison, merge the condition into 
913     // the caseblock.
914     if ((isa<ICmpInst>(Cond) || isa<FCmpInst>(Cond)) &&
915         // The operands of the cmp have to be in this block.  We don't know
916         // how to export them from some other block.  If this is the first block
917         // of the sequence, no exporting is needed.
918         (CurBB == CurMBB ||
919          (isExportableFromCurrentBlock(BOp->getOperand(0), BB) &&
920           isExportableFromCurrentBlock(BOp->getOperand(1), BB)))) {
921       BOp = cast<Instruction>(Cond);
922       ISD::CondCode Condition;
923       if (ICmpInst *IC = dyn_cast<ICmpInst>(Cond)) {
924         switch (IC->getPredicate()) {
925         default: assert(0 && "Unknown icmp predicate opcode!");
926         case ICmpInst::ICMP_EQ:  Condition = ISD::SETEQ;  break;
927         case ICmpInst::ICMP_NE:  Condition = ISD::SETNE;  break;
928         case ICmpInst::ICMP_SLE: Condition = ISD::SETLE;  break;
929         case ICmpInst::ICMP_ULE: Condition = ISD::SETULE; break;
930         case ICmpInst::ICMP_SGE: Condition = ISD::SETGE;  break;
931         case ICmpInst::ICMP_UGE: Condition = ISD::SETUGE; break;
932         case ICmpInst::ICMP_SLT: Condition = ISD::SETLT;  break;
933         case ICmpInst::ICMP_ULT: Condition = ISD::SETULT; break;
934         case ICmpInst::ICMP_SGT: Condition = ISD::SETGT;  break;
935         case ICmpInst::ICMP_UGT: Condition = ISD::SETUGT; break;
936         }
937       } else if (FCmpInst *FC = dyn_cast<FCmpInst>(Cond)) {
938         ISD::CondCode FPC, FOC;
939         switch (FC->getPredicate()) {
940         default: assert(0 && "Unknown fcmp predicate opcode!");
941         case FCmpInst::FCMP_FALSE: FOC = FPC = ISD::SETFALSE; break;
942         case FCmpInst::FCMP_OEQ:   FOC = ISD::SETEQ; FPC = ISD::SETOEQ; break;
943         case FCmpInst::FCMP_OGT:   FOC = ISD::SETGT; FPC = ISD::SETOGT; break;
944         case FCmpInst::FCMP_OGE:   FOC = ISD::SETGE; FPC = ISD::SETOGE; break;
945         case FCmpInst::FCMP_OLT:   FOC = ISD::SETLT; FPC = ISD::SETOLT; break;
946         case FCmpInst::FCMP_OLE:   FOC = ISD::SETLE; FPC = ISD::SETOLE; break;
947         case FCmpInst::FCMP_ONE:   FOC = ISD::SETNE; FPC = ISD::SETONE; break;
948         case FCmpInst::FCMP_ORD:   FOC = ISD::SETEQ; FPC = ISD::SETO;   break;
949         case FCmpInst::FCMP_UNO:   FOC = ISD::SETNE; FPC = ISD::SETUO;  break;
950         case FCmpInst::FCMP_UEQ:   FOC = ISD::SETEQ; FPC = ISD::SETUEQ; break;
951         case FCmpInst::FCMP_UGT:   FOC = ISD::SETGT; FPC = ISD::SETUGT; break;
952         case FCmpInst::FCMP_UGE:   FOC = ISD::SETGE; FPC = ISD::SETUGE; break;
953         case FCmpInst::FCMP_ULT:   FOC = ISD::SETLT; FPC = ISD::SETULT; break;
954         case FCmpInst::FCMP_ULE:   FOC = ISD::SETLE; FPC = ISD::SETULE; break;
955         case FCmpInst::FCMP_UNE:   FOC = ISD::SETNE; FPC = ISD::SETUNE; break;
956         case FCmpInst::FCMP_TRUE:  FOC = FPC = ISD::SETTRUE; break;
957         }
958         if (FiniteOnlyFPMath())
959           Condition = FOC;
960         else 
961           Condition = FPC;
962       } else {
963         Condition = ISD::SETEQ; // silence warning.
964         assert(0 && "Unknown compare instruction");
965       }
966       
967       SelectionDAGISel::CaseBlock CB(Condition, BOp->getOperand(0), 
968                                      BOp->getOperand(1), NULL, TBB, FBB, CurBB);
969       SwitchCases.push_back(CB);
970       return;
971     }
972     
973     // Create a CaseBlock record representing this branch.
974     SelectionDAGISel::CaseBlock CB(ISD::SETEQ, Cond, ConstantInt::getTrue(),
975                                    NULL, TBB, FBB, CurBB);
976     SwitchCases.push_back(CB);
977     return;
978   }
979   
980   
981   //  Create TmpBB after CurBB.
982   MachineFunction::iterator BBI = CurBB;
983   MachineBasicBlock *TmpBB = new MachineBasicBlock(CurBB->getBasicBlock());
984   CurBB->getParent()->getBasicBlockList().insert(++BBI, TmpBB);
985   
986   if (Opc == Instruction::Or) {
987     // Codegen X | Y as:
988     //   jmp_if_X TBB
989     //   jmp TmpBB
990     // TmpBB:
991     //   jmp_if_Y TBB
992     //   jmp FBB
993     //
994   
995     // Emit the LHS condition.
996     FindMergedConditions(BOp->getOperand(0), TBB, TmpBB, CurBB, Opc);
997   
998     // Emit the RHS condition into TmpBB.
999     FindMergedConditions(BOp->getOperand(1), TBB, FBB, TmpBB, Opc);
1000   } else {
1001     assert(Opc == Instruction::And && "Unknown merge op!");
1002     // Codegen X & Y as:
1003     //   jmp_if_X TmpBB
1004     //   jmp FBB
1005     // TmpBB:
1006     //   jmp_if_Y TBB
1007     //   jmp FBB
1008     //
1009     //  This requires creation of TmpBB after CurBB.
1010     
1011     // Emit the LHS condition.
1012     FindMergedConditions(BOp->getOperand(0), TmpBB, FBB, CurBB, Opc);
1013     
1014     // Emit the RHS condition into TmpBB.
1015     FindMergedConditions(BOp->getOperand(1), TBB, FBB, TmpBB, Opc);
1016   }
1017 }
1018
1019 /// If the set of cases should be emitted as a series of branches, return true.
1020 /// If we should emit this as a bunch of and/or'd together conditions, return
1021 /// false.
1022 static bool 
1023 ShouldEmitAsBranches(const std::vector<SelectionDAGISel::CaseBlock> &Cases) {
1024   if (Cases.size() != 2) return true;
1025   
1026   // If this is two comparisons of the same values or'd or and'd together, they
1027   // will get folded into a single comparison, so don't emit two blocks.
1028   if ((Cases[0].CmpLHS == Cases[1].CmpLHS &&
1029        Cases[0].CmpRHS == Cases[1].CmpRHS) ||
1030       (Cases[0].CmpRHS == Cases[1].CmpLHS &&
1031        Cases[0].CmpLHS == Cases[1].CmpRHS)) {
1032     return false;
1033   }
1034   
1035   return true;
1036 }
1037
1038 void SelectionDAGLowering::visitBr(BranchInst &I) {
1039   // Update machine-CFG edges.
1040   MachineBasicBlock *Succ0MBB = FuncInfo.MBBMap[I.getSuccessor(0)];
1041
1042   // Figure out which block is immediately after the current one.
1043   MachineBasicBlock *NextBlock = 0;
1044   MachineFunction::iterator BBI = CurMBB;
1045   if (++BBI != CurMBB->getParent()->end())
1046     NextBlock = BBI;
1047
1048   if (I.isUnconditional()) {
1049     // If this is not a fall-through branch, emit the branch.
1050     if (Succ0MBB != NextBlock)
1051       DAG.setRoot(DAG.getNode(ISD::BR, MVT::Other, getRoot(),
1052                               DAG.getBasicBlock(Succ0MBB)));
1053
1054     // Update machine-CFG edges.
1055     CurMBB->addSuccessor(Succ0MBB);
1056
1057     return;
1058   }
1059
1060   // If this condition is one of the special cases we handle, do special stuff
1061   // now.
1062   Value *CondVal = I.getCondition();
1063   MachineBasicBlock *Succ1MBB = FuncInfo.MBBMap[I.getSuccessor(1)];
1064
1065   // If this is a series of conditions that are or'd or and'd together, emit
1066   // this as a sequence of branches instead of setcc's with and/or operations.
1067   // For example, instead of something like:
1068   //     cmp A, B
1069   //     C = seteq 
1070   //     cmp D, E
1071   //     F = setle 
1072   //     or C, F
1073   //     jnz foo
1074   // Emit:
1075   //     cmp A, B
1076   //     je foo
1077   //     cmp D, E
1078   //     jle foo
1079   //
1080   if (BinaryOperator *BOp = dyn_cast<BinaryOperator>(CondVal)) {
1081     if (BOp->hasOneUse() && 
1082         (BOp->getOpcode() == Instruction::And ||
1083          BOp->getOpcode() == Instruction::Or)) {
1084       FindMergedConditions(BOp, Succ0MBB, Succ1MBB, CurMBB, BOp->getOpcode());
1085       // If the compares in later blocks need to use values not currently
1086       // exported from this block, export them now.  This block should always
1087       // be the first entry.
1088       assert(SwitchCases[0].ThisBB == CurMBB && "Unexpected lowering!");
1089       
1090       // Allow some cases to be rejected.
1091       if (ShouldEmitAsBranches(SwitchCases)) {
1092         for (unsigned i = 1, e = SwitchCases.size(); i != e; ++i) {
1093           ExportFromCurrentBlock(SwitchCases[i].CmpLHS);
1094           ExportFromCurrentBlock(SwitchCases[i].CmpRHS);
1095         }
1096         
1097         // Emit the branch for this block.
1098         visitSwitchCase(SwitchCases[0]);
1099         SwitchCases.erase(SwitchCases.begin());
1100         return;
1101       }
1102       
1103       // Okay, we decided not to do this, remove any inserted MBB's and clear
1104       // SwitchCases.
1105       for (unsigned i = 1, e = SwitchCases.size(); i != e; ++i)
1106         CurMBB->getParent()->getBasicBlockList().erase(SwitchCases[i].ThisBB);
1107       
1108       SwitchCases.clear();
1109     }
1110   }
1111   
1112   // Create a CaseBlock record representing this branch.
1113   SelectionDAGISel::CaseBlock CB(ISD::SETEQ, CondVal, ConstantInt::getTrue(),
1114                                  NULL, Succ0MBB, Succ1MBB, CurMBB);
1115   // Use visitSwitchCase to actually insert the fast branch sequence for this
1116   // cond branch.
1117   visitSwitchCase(CB);
1118 }
1119
1120 /// visitSwitchCase - Emits the necessary code to represent a single node in
1121 /// the binary search tree resulting from lowering a switch instruction.
1122 void SelectionDAGLowering::visitSwitchCase(SelectionDAGISel::CaseBlock &CB) {
1123   SDOperand Cond;
1124   SDOperand CondLHS = getValue(CB.CmpLHS);
1125   
1126   // Build the setcc now. 
1127   if (CB.CmpMHS == NULL) {
1128     // Fold "(X == true)" to X and "(X == false)" to !X to
1129     // handle common cases produced by branch lowering.
1130     if (CB.CmpRHS == ConstantInt::getTrue() && CB.CC == ISD::SETEQ)
1131       Cond = CondLHS;
1132     else if (CB.CmpRHS == ConstantInt::getFalse() && CB.CC == ISD::SETEQ) {
1133       SDOperand True = DAG.getConstant(1, CondLHS.getValueType());
1134       Cond = DAG.getNode(ISD::XOR, CondLHS.getValueType(), CondLHS, True);
1135     } else
1136       Cond = DAG.getSetCC(MVT::i1, CondLHS, getValue(CB.CmpRHS), CB.CC);
1137   } else {
1138     assert(CB.CC == ISD::SETLE && "Can handle only LE ranges now");
1139
1140     uint64_t Low = cast<ConstantInt>(CB.CmpLHS)->getSExtValue();
1141     uint64_t High  = cast<ConstantInt>(CB.CmpRHS)->getSExtValue();
1142
1143     SDOperand CmpOp = getValue(CB.CmpMHS);
1144     MVT::ValueType VT = CmpOp.getValueType();
1145
1146     if (cast<ConstantInt>(CB.CmpLHS)->isMinValue(true)) {
1147       Cond = DAG.getSetCC(MVT::i1, CmpOp, DAG.getConstant(High, VT), ISD::SETLE);
1148     } else {
1149       SDOperand SUB = DAG.getNode(ISD::SUB, VT, CmpOp, DAG.getConstant(Low, VT));
1150       Cond = DAG.getSetCC(MVT::i1, SUB,
1151                           DAG.getConstant(High-Low, VT), ISD::SETULE);
1152     }
1153     
1154   }
1155   
1156   // Set NextBlock to be the MBB immediately after the current one, if any.
1157   // This is used to avoid emitting unnecessary branches to the next block.
1158   MachineBasicBlock *NextBlock = 0;
1159   MachineFunction::iterator BBI = CurMBB;
1160   if (++BBI != CurMBB->getParent()->end())
1161     NextBlock = BBI;
1162   
1163   // If the lhs block is the next block, invert the condition so that we can
1164   // fall through to the lhs instead of the rhs block.
1165   if (CB.TrueBB == NextBlock) {
1166     std::swap(CB.TrueBB, CB.FalseBB);
1167     SDOperand True = DAG.getConstant(1, Cond.getValueType());
1168     Cond = DAG.getNode(ISD::XOR, Cond.getValueType(), Cond, True);
1169   }
1170   SDOperand BrCond = DAG.getNode(ISD::BRCOND, MVT::Other, getRoot(), Cond,
1171                                  DAG.getBasicBlock(CB.TrueBB));
1172   if (CB.FalseBB == NextBlock)
1173     DAG.setRoot(BrCond);
1174   else
1175     DAG.setRoot(DAG.getNode(ISD::BR, MVT::Other, BrCond, 
1176                             DAG.getBasicBlock(CB.FalseBB)));
1177   // Update successor info
1178   CurMBB->addSuccessor(CB.TrueBB);
1179   CurMBB->addSuccessor(CB.FalseBB);
1180 }
1181
1182 /// visitJumpTable - Emit JumpTable node in the current MBB
1183 void SelectionDAGLowering::visitJumpTable(SelectionDAGISel::JumpTable &JT) {
1184   // Emit the code for the jump table
1185   assert(JT.Reg != -1U && "Should lower JT Header first!");
1186   MVT::ValueType PTy = TLI.getPointerTy();
1187   SDOperand Index = DAG.getCopyFromReg(getRoot(), JT.Reg, PTy);
1188   SDOperand Table = DAG.getJumpTable(JT.JTI, PTy);
1189   DAG.setRoot(DAG.getNode(ISD::BR_JT, MVT::Other, Index.getValue(1),
1190                           Table, Index));
1191   return;
1192 }
1193
1194 /// visitJumpTableHeader - This function emits necessary code to produce index
1195 /// in the JumpTable from switch case.
1196 void SelectionDAGLowering::visitJumpTableHeader(SelectionDAGISel::JumpTable &JT,
1197                                          SelectionDAGISel::JumpTableHeader &JTH) {
1198   // Subtract the lowest switch case value from the value being switched on
1199   // and conditional branch to default mbb if the result is greater than the
1200   // difference between smallest and largest cases.
1201   SDOperand SwitchOp = getValue(JTH.SValue);
1202   MVT::ValueType VT = SwitchOp.getValueType();
1203   SDOperand SUB = DAG.getNode(ISD::SUB, VT, SwitchOp,
1204                               DAG.getConstant(JTH.First, VT));
1205   
1206   // The SDNode we just created, which holds the value being switched on
1207   // minus the the smallest case value, needs to be copied to a virtual
1208   // register so it can be used as an index into the jump table in a 
1209   // subsequent basic block.  This value may be smaller or larger than the
1210   // target's pointer type, and therefore require extension or truncating.
1211   if (VT > TLI.getPointerTy())
1212     SwitchOp = DAG.getNode(ISD::TRUNCATE, TLI.getPointerTy(), SUB);
1213   else
1214     SwitchOp = DAG.getNode(ISD::ZERO_EXTEND, TLI.getPointerTy(), SUB);
1215   
1216   unsigned JumpTableReg = FuncInfo.MakeReg(TLI.getPointerTy());
1217   SDOperand CopyTo = DAG.getCopyToReg(getRoot(), JumpTableReg, SwitchOp);
1218   JT.Reg = JumpTableReg;
1219
1220   // Emit the range check for the jump table, and branch to the default
1221   // block for the switch statement if the value being switched on exceeds
1222   // the largest case in the switch.
1223   SDOperand CMP = DAG.getSetCC(TLI.getSetCCResultTy(), SUB,
1224                                DAG.getConstant(JTH.Last-JTH.First,VT),
1225                                ISD::SETUGT);
1226
1227   // Set NextBlock to be the MBB immediately after the current one, if any.
1228   // This is used to avoid emitting unnecessary branches to the next block.
1229   MachineBasicBlock *NextBlock = 0;
1230   MachineFunction::iterator BBI = CurMBB;
1231   if (++BBI != CurMBB->getParent()->end())
1232     NextBlock = BBI;
1233
1234   SDOperand BrCond = DAG.getNode(ISD::BRCOND, MVT::Other, CopyTo, CMP,
1235                                  DAG.getBasicBlock(JT.Default));
1236
1237   if (JT.MBB == NextBlock)
1238     DAG.setRoot(BrCond);
1239   else
1240     DAG.setRoot(DAG.getNode(ISD::BR, MVT::Other, BrCond, 
1241                             DAG.getBasicBlock(JT.MBB)));
1242
1243   return;
1244 }
1245
1246 /// visitBitTestHeader - This function emits necessary code to produce value
1247 /// suitable for "bit tests"
1248 void SelectionDAGLowering::visitBitTestHeader(SelectionDAGISel::BitTestBlock &B) {
1249   // Subtract the minimum value
1250   SDOperand SwitchOp = getValue(B.SValue);
1251   MVT::ValueType VT = SwitchOp.getValueType();
1252   SDOperand SUB = DAG.getNode(ISD::SUB, VT, SwitchOp,
1253                               DAG.getConstant(B.First, VT));
1254
1255   // Check range
1256   SDOperand RangeCmp = DAG.getSetCC(TLI.getSetCCResultTy(), SUB,
1257                                     DAG.getConstant(B.Range, VT),
1258                                     ISD::SETUGT);
1259
1260   SDOperand ShiftOp;
1261   if (VT > TLI.getShiftAmountTy())
1262     ShiftOp = DAG.getNode(ISD::TRUNCATE, TLI.getShiftAmountTy(), SUB);
1263   else
1264     ShiftOp = DAG.getNode(ISD::ZERO_EXTEND, TLI.getShiftAmountTy(), SUB);
1265
1266   // Make desired shift
1267   SDOperand SwitchVal = DAG.getNode(ISD::SHL, TLI.getPointerTy(),
1268                                     DAG.getConstant(1, TLI.getPointerTy()),
1269                                     ShiftOp);
1270
1271   unsigned SwitchReg = FuncInfo.MakeReg(TLI.getPointerTy());
1272   SDOperand CopyTo = DAG.getCopyToReg(getRoot(), SwitchReg, SwitchVal);
1273   B.Reg = SwitchReg;
1274
1275   SDOperand BrRange = DAG.getNode(ISD::BRCOND, MVT::Other, CopyTo, RangeCmp,
1276                                   DAG.getBasicBlock(B.Default));
1277
1278   // Set NextBlock to be the MBB immediately after the current one, if any.
1279   // This is used to avoid emitting unnecessary branches to the next block.
1280   MachineBasicBlock *NextBlock = 0;
1281   MachineFunction::iterator BBI = CurMBB;
1282   if (++BBI != CurMBB->getParent()->end())
1283     NextBlock = BBI;
1284
1285   MachineBasicBlock* MBB = B.Cases[0].ThisBB;
1286   if (MBB == NextBlock)
1287     DAG.setRoot(BrRange);
1288   else
1289     DAG.setRoot(DAG.getNode(ISD::BR, MVT::Other, CopyTo,
1290                             DAG.getBasicBlock(MBB)));
1291
1292   CurMBB->addSuccessor(B.Default);
1293   CurMBB->addSuccessor(MBB);
1294
1295   return;
1296 }
1297
1298 /// visitBitTestCase - this function produces one "bit test"
1299 void SelectionDAGLowering::visitBitTestCase(MachineBasicBlock* NextMBB,
1300                                             unsigned Reg,
1301                                             SelectionDAGISel::BitTestCase &B) {
1302   // Emit bit tests and jumps
1303   SDOperand SwitchVal = DAG.getCopyFromReg(getRoot(), Reg, TLI.getPointerTy());
1304   
1305   SDOperand AndOp = DAG.getNode(ISD::AND, TLI.getPointerTy(),
1306                                 SwitchVal,
1307                                 DAG.getConstant(B.Mask,
1308                                                 TLI.getPointerTy()));
1309   SDOperand AndCmp = DAG.getSetCC(TLI.getSetCCResultTy(), AndOp,
1310                                   DAG.getConstant(0, TLI.getPointerTy()),
1311                                   ISD::SETNE);
1312   SDOperand BrAnd = DAG.getNode(ISD::BRCOND, MVT::Other, getRoot(),
1313                                 AndCmp, DAG.getBasicBlock(B.TargetBB));
1314
1315   // Set NextBlock to be the MBB immediately after the current one, if any.
1316   // This is used to avoid emitting unnecessary branches to the next block.
1317   MachineBasicBlock *NextBlock = 0;
1318   MachineFunction::iterator BBI = CurMBB;
1319   if (++BBI != CurMBB->getParent()->end())
1320     NextBlock = BBI;
1321
1322   if (NextMBB == NextBlock)
1323     DAG.setRoot(BrAnd);
1324   else
1325     DAG.setRoot(DAG.getNode(ISD::BR, MVT::Other, BrAnd,
1326                             DAG.getBasicBlock(NextMBB)));
1327
1328   CurMBB->addSuccessor(B.TargetBB);
1329   CurMBB->addSuccessor(NextMBB);
1330
1331   return;
1332 }
1333
1334 void SelectionDAGLowering::visitInvoke(InvokeInst &I) {
1335   assert(0 && "Should never be visited directly");
1336 }
1337 void SelectionDAGLowering::visitInvoke(InvokeInst &I, bool AsTerminator) {
1338   // Retrieve successors.
1339   MachineBasicBlock *Return = FuncInfo.MBBMap[I.getSuccessor(0)];
1340   MachineBasicBlock *LandingPad = FuncInfo.MBBMap[I.getSuccessor(1)];
1341   
1342   if (!AsTerminator) {
1343     // Mark landing pad so that it doesn't get deleted in branch folding.
1344     LandingPad->setIsLandingPad();
1345         
1346     LowerCallTo(I, I.getCalledValue()->getType(),
1347                 I.getCallingConv(),
1348                 false,
1349                 getValue(I.getOperand(0)),
1350                 3, LandingPad);
1351
1352     // Update successor info
1353     CurMBB->addSuccessor(Return);
1354     CurMBB->addSuccessor(LandingPad);
1355   } else {
1356     // Drop into normal successor.
1357     DAG.setRoot(DAG.getNode(ISD::BR, MVT::Other, getRoot(), 
1358                             DAG.getBasicBlock(Return)));
1359   }
1360 }
1361
1362 void SelectionDAGLowering::visitUnwind(UnwindInst &I) {
1363 }
1364
1365 /// handleSmallSwitchCaseRange - Emit a series of specific tests (suitable for
1366 /// small case ranges).
1367 bool SelectionDAGLowering::handleSmallSwitchRange(CaseRec& CR,
1368                                                   CaseRecVector& WorkList,
1369                                                   Value* SV,
1370                                                   MachineBasicBlock* Default) {
1371   Case& BackCase  = *(CR.Range.second-1);
1372   
1373   // Size is the number of Cases represented by this range.
1374   unsigned Size = CR.Range.second - CR.Range.first;
1375   if (Size > 3)
1376     return false;  
1377   
1378   // Get the MachineFunction which holds the current MBB.  This is used when
1379   // inserting any additional MBBs necessary to represent the switch.
1380   MachineFunction *CurMF = CurMBB->getParent();  
1381
1382   // Figure out which block is immediately after the current one.
1383   MachineBasicBlock *NextBlock = 0;
1384   MachineFunction::iterator BBI = CR.CaseBB;
1385
1386   if (++BBI != CurMBB->getParent()->end())
1387     NextBlock = BBI;
1388
1389   // TODO: If any two of the cases has the same destination, and if one value
1390   // is the same as the other, but has one bit unset that the other has set,
1391   // use bit manipulation to do two compares at once.  For example:
1392   // "if (X == 6 || X == 4)" -> "if ((X|2) == 6)"
1393     
1394   // Rearrange the case blocks so that the last one falls through if possible.
1395   if (NextBlock && Default != NextBlock && BackCase.BB != NextBlock) {
1396     // The last case block won't fall through into 'NextBlock' if we emit the
1397     // branches in this order.  See if rearranging a case value would help.
1398     for (CaseItr I = CR.Range.first, E = CR.Range.second-1; I != E; ++I) {
1399       if (I->BB == NextBlock) {
1400         std::swap(*I, BackCase);
1401         break;
1402       }
1403     }
1404   }
1405   
1406   // Create a CaseBlock record representing a conditional branch to
1407   // the Case's target mbb if the value being switched on SV is equal
1408   // to C.
1409   MachineBasicBlock *CurBlock = CR.CaseBB;
1410   for (CaseItr I = CR.Range.first, E = CR.Range.second; I != E; ++I) {
1411     MachineBasicBlock *FallThrough;
1412     if (I != E-1) {
1413       FallThrough = new MachineBasicBlock(CurBlock->getBasicBlock());
1414       CurMF->getBasicBlockList().insert(BBI, FallThrough);
1415     } else {
1416       // If the last case doesn't match, go to the default block.
1417       FallThrough = Default;
1418     }
1419
1420     Value *RHS, *LHS, *MHS;
1421     ISD::CondCode CC;
1422     if (I->High == I->Low) {
1423       // This is just small small case range :) containing exactly 1 case
1424       CC = ISD::SETEQ;
1425       LHS = SV; RHS = I->High; MHS = NULL;
1426     } else {
1427       CC = ISD::SETLE;
1428       LHS = I->Low; MHS = SV; RHS = I->High;
1429     }
1430     SelectionDAGISel::CaseBlock CB(CC, LHS, RHS, MHS,
1431                                    I->BB, FallThrough, CurBlock);
1432     
1433     // If emitting the first comparison, just call visitSwitchCase to emit the
1434     // code into the current block.  Otherwise, push the CaseBlock onto the
1435     // vector to be later processed by SDISel, and insert the node's MBB
1436     // before the next MBB.
1437     if (CurBlock == CurMBB)
1438       visitSwitchCase(CB);
1439     else
1440       SwitchCases.push_back(CB);
1441     
1442     CurBlock = FallThrough;
1443   }
1444
1445   return true;
1446 }
1447
1448 static inline bool areJTsAllowed(const TargetLowering &TLI) {
1449   return (TLI.isOperationLegal(ISD::BR_JT, MVT::Other) ||
1450           TLI.isOperationLegal(ISD::BRIND, MVT::Other));
1451 }
1452   
1453 /// handleJTSwitchCase - Emit jumptable for current switch case range
1454 bool SelectionDAGLowering::handleJTSwitchCase(CaseRec& CR,
1455                                               CaseRecVector& WorkList,
1456                                               Value* SV,
1457                                               MachineBasicBlock* Default) {
1458   Case& FrontCase = *CR.Range.first;
1459   Case& BackCase  = *(CR.Range.second-1);
1460
1461   int64_t First = cast<ConstantInt>(FrontCase.Low)->getSExtValue();
1462   int64_t Last  = cast<ConstantInt>(BackCase.High)->getSExtValue();
1463
1464   uint64_t TSize = 0;
1465   for (CaseItr I = CR.Range.first, E = CR.Range.second;
1466        I!=E; ++I)
1467     TSize += I->size();
1468
1469   if (!areJTsAllowed(TLI) || TSize <= 3)
1470     return false;
1471   
1472   double Density = (double)TSize / (double)((Last - First) + 1ULL);  
1473   if (Density < 0.4)
1474     return false;
1475
1476   DOUT << "Lowering jump table\n"
1477        << "First entry: " << First << ". Last entry: " << Last << "\n"
1478        << "Size: " << TSize << ". Density: " << Density << "\n\n";
1479
1480   // Get the MachineFunction which holds the current MBB.  This is used when
1481   // inserting any additional MBBs necessary to represent the switch.
1482   MachineFunction *CurMF = CurMBB->getParent();
1483
1484   // Figure out which block is immediately after the current one.
1485   MachineBasicBlock *NextBlock = 0;
1486   MachineFunction::iterator BBI = CR.CaseBB;
1487
1488   if (++BBI != CurMBB->getParent()->end())
1489     NextBlock = BBI;
1490
1491   const BasicBlock *LLVMBB = CR.CaseBB->getBasicBlock();
1492
1493   // Create a new basic block to hold the code for loading the address
1494   // of the jump table, and jumping to it.  Update successor information;
1495   // we will either branch to the default case for the switch, or the jump
1496   // table.
1497   MachineBasicBlock *JumpTableBB = new MachineBasicBlock(LLVMBB);
1498   CurMF->getBasicBlockList().insert(BBI, JumpTableBB);
1499   CR.CaseBB->addSuccessor(Default);
1500   CR.CaseBB->addSuccessor(JumpTableBB);
1501                 
1502   // Build a vector of destination BBs, corresponding to each target
1503   // of the jump table. If the value of the jump table slot corresponds to
1504   // a case statement, push the case's BB onto the vector, otherwise, push
1505   // the default BB.
1506   std::vector<MachineBasicBlock*> DestBBs;
1507   int64_t TEI = First;
1508   for (CaseItr I = CR.Range.first, E = CR.Range.second; I != E; ++TEI) {
1509     int64_t Low = cast<ConstantInt>(I->Low)->getSExtValue();
1510     int64_t High = cast<ConstantInt>(I->High)->getSExtValue();
1511     
1512     if ((Low <= TEI) && (TEI <= High)) {
1513       DestBBs.push_back(I->BB);
1514       if (TEI==High)
1515         ++I;
1516     } else {
1517       DestBBs.push_back(Default);
1518     }
1519   }
1520   
1521   // Update successor info. Add one edge to each unique successor.
1522   BitVector SuccsHandled(CR.CaseBB->getParent()->getNumBlockIDs());  
1523   for (std::vector<MachineBasicBlock*>::iterator I = DestBBs.begin(), 
1524          E = DestBBs.end(); I != E; ++I) {
1525     if (!SuccsHandled[(*I)->getNumber()]) {
1526       SuccsHandled[(*I)->getNumber()] = true;
1527       JumpTableBB->addSuccessor(*I);
1528     }
1529   }
1530       
1531   // Create a jump table index for this jump table, or return an existing
1532   // one.
1533   unsigned JTI = CurMF->getJumpTableInfo()->getJumpTableIndex(DestBBs);
1534   
1535   // Set the jump table information so that we can codegen it as a second
1536   // MachineBasicBlock
1537   SelectionDAGISel::JumpTable JT(-1U, JTI, JumpTableBB, Default);
1538   SelectionDAGISel::JumpTableHeader JTH(First, Last, SV, CR.CaseBB,
1539                                         (CR.CaseBB == CurMBB));
1540   if (CR.CaseBB == CurMBB)
1541     visitJumpTableHeader(JT, JTH);
1542         
1543   JTCases.push_back(SelectionDAGISel::JumpTableBlock(JTH, JT));
1544
1545   return true;
1546 }
1547
1548 /// handleBTSplitSwitchCase - emit comparison and split binary search tree into
1549 /// 2 subtrees.
1550 bool SelectionDAGLowering::handleBTSplitSwitchCase(CaseRec& CR,
1551                                                    CaseRecVector& WorkList,
1552                                                    Value* SV,
1553                                                    MachineBasicBlock* Default) {
1554   // Get the MachineFunction which holds the current MBB.  This is used when
1555   // inserting any additional MBBs necessary to represent the switch.
1556   MachineFunction *CurMF = CurMBB->getParent();  
1557
1558   // Figure out which block is immediately after the current one.
1559   MachineBasicBlock *NextBlock = 0;
1560   MachineFunction::iterator BBI = CR.CaseBB;
1561
1562   if (++BBI != CurMBB->getParent()->end())
1563     NextBlock = BBI;
1564
1565   Case& FrontCase = *CR.Range.first;
1566   Case& BackCase  = *(CR.Range.second-1);
1567   const BasicBlock *LLVMBB = CR.CaseBB->getBasicBlock();
1568
1569   // Size is the number of Cases represented by this range.
1570   unsigned Size = CR.Range.second - CR.Range.first;
1571
1572   int64_t First = cast<ConstantInt>(FrontCase.Low)->getSExtValue();
1573   int64_t Last  = cast<ConstantInt>(BackCase.High)->getSExtValue();
1574   double FMetric = 0;
1575   CaseItr Pivot = CR.Range.first + Size/2;
1576
1577   // Select optimal pivot, maximizing sum density of LHS and RHS. This will
1578   // (heuristically) allow us to emit JumpTable's later.
1579   uint64_t TSize = 0;
1580   for (CaseItr I = CR.Range.first, E = CR.Range.second;
1581        I!=E; ++I)
1582     TSize += I->size();
1583
1584   uint64_t LSize = FrontCase.size();
1585   uint64_t RSize = TSize-LSize;
1586   DOUT << "Selecting best pivot: \n"
1587        << "First: " << First << ", Last: " << Last <<"\n"
1588        << "LSize: " << LSize << ", RSize: " << RSize << "\n";
1589   for (CaseItr I = CR.Range.first, J=I+1, E = CR.Range.second;
1590        J!=E; ++I, ++J) {
1591     int64_t LEnd = cast<ConstantInt>(I->High)->getSExtValue();
1592     int64_t RBegin = cast<ConstantInt>(J->Low)->getSExtValue();
1593     assert((RBegin-LEnd>=1) && "Invalid case distance");
1594     double LDensity = (double)LSize / (double)((LEnd - First) + 1ULL);
1595     double RDensity = (double)RSize / (double)((Last - RBegin) + 1ULL);
1596     double Metric = Log2_64(RBegin-LEnd)*(LDensity+RDensity);
1597     // Should always split in some non-trivial place
1598     DOUT <<"=>Step\n"
1599          << "LEnd: " << LEnd << ", RBegin: " << RBegin << "\n"
1600          << "LDensity: " << LDensity << ", RDensity: " << RDensity << "\n"
1601          << "Metric: " << Metric << "\n"; 
1602     if (FMetric < Metric) {
1603       Pivot = J;
1604       FMetric = Metric;
1605       DOUT << "Current metric set to: " << FMetric << "\n";
1606     }
1607
1608     LSize += J->size();
1609     RSize -= J->size();
1610   }
1611   if (areJTsAllowed(TLI)) {
1612     // If our case is dense we *really* should handle it earlier!
1613     assert((FMetric > 0) && "Should handle dense range earlier!");
1614   } else {
1615     Pivot = CR.Range.first + Size/2;
1616   }
1617   
1618   CaseRange LHSR(CR.Range.first, Pivot);
1619   CaseRange RHSR(Pivot, CR.Range.second);
1620   Constant *C = Pivot->Low;
1621   MachineBasicBlock *FalseBB = 0, *TrueBB = 0;
1622       
1623   // We know that we branch to the LHS if the Value being switched on is
1624   // less than the Pivot value, C.  We use this to optimize our binary 
1625   // tree a bit, by recognizing that if SV is greater than or equal to the
1626   // LHS's Case Value, and that Case Value is exactly one less than the 
1627   // Pivot's Value, then we can branch directly to the LHS's Target,
1628   // rather than creating a leaf node for it.
1629   if ((LHSR.second - LHSR.first) == 1 &&
1630       LHSR.first->High == CR.GE &&
1631       cast<ConstantInt>(C)->getSExtValue() ==
1632       (cast<ConstantInt>(CR.GE)->getSExtValue() + 1LL)) {
1633     TrueBB = LHSR.first->BB;
1634   } else {
1635     TrueBB = new MachineBasicBlock(LLVMBB);
1636     CurMF->getBasicBlockList().insert(BBI, TrueBB);
1637     WorkList.push_back(CaseRec(TrueBB, C, CR.GE, LHSR));
1638   }
1639   
1640   // Similar to the optimization above, if the Value being switched on is
1641   // known to be less than the Constant CR.LT, and the current Case Value
1642   // is CR.LT - 1, then we can branch directly to the target block for
1643   // the current Case Value, rather than emitting a RHS leaf node for it.
1644   if ((RHSR.second - RHSR.first) == 1 && CR.LT &&
1645       cast<ConstantInt>(RHSR.first->Low)->getSExtValue() ==
1646       (cast<ConstantInt>(CR.LT)->getSExtValue() - 1LL)) {
1647     FalseBB = RHSR.first->BB;
1648   } else {
1649     FalseBB = new MachineBasicBlock(LLVMBB);
1650     CurMF->getBasicBlockList().insert(BBI, FalseBB);
1651     WorkList.push_back(CaseRec(FalseBB,CR.LT,C,RHSR));
1652   }
1653
1654   // Create a CaseBlock record representing a conditional branch to
1655   // the LHS node if the value being switched on SV is less than C. 
1656   // Otherwise, branch to LHS.
1657   SelectionDAGISel::CaseBlock CB(ISD::SETLT, SV, C, NULL,
1658                                  TrueBB, FalseBB, CR.CaseBB);
1659
1660   if (CR.CaseBB == CurMBB)
1661     visitSwitchCase(CB);
1662   else
1663     SwitchCases.push_back(CB);
1664
1665   return true;
1666 }
1667
1668 /// handleBitTestsSwitchCase - if current case range has few destination and
1669 /// range span less, than machine word bitwidth, encode case range into series
1670 /// of masks and emit bit tests with these masks.
1671 bool SelectionDAGLowering::handleBitTestsSwitchCase(CaseRec& CR,
1672                                                     CaseRecVector& WorkList,
1673                                                     Value* SV,
1674                                                     MachineBasicBlock* Default){
1675   unsigned IntPtrBits = MVT::getSizeInBits(TLI.getPointerTy());
1676
1677   Case& FrontCase = *CR.Range.first;
1678   Case& BackCase  = *(CR.Range.second-1);
1679
1680   // Get the MachineFunction which holds the current MBB.  This is used when
1681   // inserting any additional MBBs necessary to represent the switch.
1682   MachineFunction *CurMF = CurMBB->getParent();  
1683
1684   unsigned numCmps = 0;
1685   for (CaseItr I = CR.Range.first, E = CR.Range.second;
1686        I!=E; ++I) {
1687     // Single case counts one, case range - two.
1688     if (I->Low == I->High)
1689       numCmps +=1;
1690     else
1691       numCmps +=2;
1692   }
1693     
1694   // Count unique destinations
1695   SmallSet<MachineBasicBlock*, 4> Dests;
1696   for (CaseItr I = CR.Range.first, E = CR.Range.second; I!=E; ++I) {
1697     Dests.insert(I->BB);
1698     if (Dests.size() > 3)
1699       // Don't bother the code below, if there are too much unique destinations
1700       return false;
1701   }
1702   DOUT << "Total number of unique destinations: " << Dests.size() << "\n"
1703        << "Total number of comparisons: " << numCmps << "\n";
1704   
1705   // Compute span of values.
1706   Constant* minValue = FrontCase.Low;
1707   Constant* maxValue = BackCase.High;
1708   uint64_t range = cast<ConstantInt>(maxValue)->getSExtValue() -
1709                    cast<ConstantInt>(minValue)->getSExtValue();
1710   DOUT << "Compare range: " << range << "\n"
1711        << "Low bound: " << cast<ConstantInt>(minValue)->getSExtValue() << "\n"
1712        << "High bound: " << cast<ConstantInt>(maxValue)->getSExtValue() << "\n";
1713   
1714   if (range>=IntPtrBits ||
1715       (!(Dests.size() == 1 && numCmps >= 3) &&
1716        !(Dests.size() == 2 && numCmps >= 5) &&
1717        !(Dests.size() >= 3 && numCmps >= 6)))
1718     return false;
1719   
1720   DOUT << "Emitting bit tests\n";
1721   int64_t lowBound = 0;
1722     
1723   // Optimize the case where all the case values fit in a
1724   // word without having to subtract minValue. In this case,
1725   // we can optimize away the subtraction.
1726   if (cast<ConstantInt>(minValue)->getSExtValue() >= 0 &&
1727       cast<ConstantInt>(maxValue)->getSExtValue() <  IntPtrBits) {
1728     range = cast<ConstantInt>(maxValue)->getSExtValue();
1729   } else {
1730     lowBound = cast<ConstantInt>(minValue)->getSExtValue();
1731   }
1732     
1733   CaseBitsVector CasesBits;
1734   unsigned i, count = 0;
1735
1736   for (CaseItr I = CR.Range.first, E = CR.Range.second; I!=E; ++I) {
1737     MachineBasicBlock* Dest = I->BB;
1738     for (i = 0; i < count; ++i)
1739       if (Dest == CasesBits[i].BB)
1740         break;
1741     
1742     if (i == count) {
1743       assert((count < 3) && "Too much destinations to test!");
1744       CasesBits.push_back(CaseBits(0, Dest, 0));
1745       count++;
1746     }
1747     
1748     uint64_t lo = cast<ConstantInt>(I->Low)->getSExtValue() - lowBound;
1749     uint64_t hi = cast<ConstantInt>(I->High)->getSExtValue() - lowBound;
1750     
1751     for (uint64_t j = lo; j <= hi; j++) {
1752       CasesBits[i].Mask |=  1ULL << j;
1753       CasesBits[i].Bits++;
1754     }
1755       
1756   }
1757   std::sort(CasesBits.begin(), CasesBits.end(), CaseBitsCmp());
1758   
1759   SelectionDAGISel::BitTestInfo BTC;
1760
1761   // Figure out which block is immediately after the current one.
1762   MachineFunction::iterator BBI = CR.CaseBB;
1763   ++BBI;
1764
1765   const BasicBlock *LLVMBB = CR.CaseBB->getBasicBlock();
1766
1767   DOUT << "Cases:\n";
1768   for (unsigned i = 0, e = CasesBits.size(); i!=e; ++i) {
1769     DOUT << "Mask: " << CasesBits[i].Mask << ", Bits: " << CasesBits[i].Bits
1770          << ", BB: " << CasesBits[i].BB << "\n";
1771
1772     MachineBasicBlock *CaseBB = new MachineBasicBlock(LLVMBB);
1773     CurMF->getBasicBlockList().insert(BBI, CaseBB);
1774     BTC.push_back(SelectionDAGISel::BitTestCase(CasesBits[i].Mask,
1775                                                 CaseBB,
1776                                                 CasesBits[i].BB));
1777   }
1778   
1779   SelectionDAGISel::BitTestBlock BTB(lowBound, range, SV,
1780                                      -1U, (CR.CaseBB == CurMBB),
1781                                      CR.CaseBB, Default, BTC);
1782
1783   if (CR.CaseBB == CurMBB)
1784     visitBitTestHeader(BTB);
1785   
1786   BitTestCases.push_back(BTB);
1787
1788   return true;
1789 }
1790
1791
1792 // Clusterify - Transform simple list of Cases into list of CaseRange's
1793 unsigned SelectionDAGLowering::Clusterify(CaseVector& Cases,
1794                                           const SwitchInst& SI) {
1795   unsigned numCmps = 0;
1796
1797   // Start with "simple" cases
1798   for (unsigned i = 1; i < SI.getNumSuccessors(); ++i) {
1799     MachineBasicBlock *SMBB = FuncInfo.MBBMap[SI.getSuccessor(i)];
1800     Cases.push_back(Case(SI.getSuccessorValue(i),
1801                          SI.getSuccessorValue(i),
1802                          SMBB));
1803   }
1804   sort(Cases.begin(), Cases.end(), CaseCmp());
1805
1806   // Merge case into clusters
1807   if (Cases.size()>=2)
1808     for (CaseItr I=Cases.begin(), J=++(Cases.begin()), E=Cases.end(); J!=E; ) {
1809       int64_t nextValue = cast<ConstantInt>(J->Low)->getSExtValue();
1810       int64_t currentValue = cast<ConstantInt>(I->High)->getSExtValue();
1811       MachineBasicBlock* nextBB = J->BB;
1812       MachineBasicBlock* currentBB = I->BB;
1813
1814       // If the two neighboring cases go to the same destination, merge them
1815       // into a single case.
1816       if ((nextValue-currentValue==1) && (currentBB == nextBB)) {
1817         I->High = J->High;
1818         J = Cases.erase(J);
1819       } else {
1820         I = J++;
1821       }
1822     }
1823
1824   for (CaseItr I=Cases.begin(), E=Cases.end(); I!=E; ++I, ++numCmps) {
1825     if (I->Low != I->High)
1826       // A range counts double, since it requires two compares.
1827       ++numCmps;
1828   }
1829
1830   return numCmps;
1831 }
1832
1833 void SelectionDAGLowering::visitSwitch(SwitchInst &SI) {  
1834   // Figure out which block is immediately after the current one.
1835   MachineBasicBlock *NextBlock = 0;
1836   MachineFunction::iterator BBI = CurMBB;
1837
1838   MachineBasicBlock *Default = FuncInfo.MBBMap[SI.getDefaultDest()];
1839
1840   // If there is only the default destination, branch to it if it is not the
1841   // next basic block.  Otherwise, just fall through.
1842   if (SI.getNumOperands() == 2) {
1843     // Update machine-CFG edges.
1844
1845     // If this is not a fall-through branch, emit the branch.
1846     if (Default != NextBlock)
1847       DAG.setRoot(DAG.getNode(ISD::BR, MVT::Other, getRoot(),
1848                               DAG.getBasicBlock(Default)));
1849
1850     CurMBB->addSuccessor(Default);
1851     return;
1852   }
1853   
1854   // If there are any non-default case statements, create a vector of Cases
1855   // representing each one, and sort the vector so that we can efficiently
1856   // create a binary search tree from them.
1857   CaseVector Cases;
1858   unsigned numCmps = Clusterify(Cases, SI);
1859   DOUT << "Clusterify finished. Total clusters: " << Cases.size()
1860        << ". Total compares: " << numCmps << "\n";
1861
1862   // Get the Value to be switched on and default basic blocks, which will be
1863   // inserted into CaseBlock records, representing basic blocks in the binary
1864   // search tree.
1865   Value *SV = SI.getOperand(0);
1866
1867   // Push the initial CaseRec onto the worklist
1868   CaseRecVector WorkList;
1869   WorkList.push_back(CaseRec(CurMBB,0,0,CaseRange(Cases.begin(),Cases.end())));
1870
1871   while (!WorkList.empty()) {
1872     // Grab a record representing a case range to process off the worklist
1873     CaseRec CR = WorkList.back();
1874     WorkList.pop_back();
1875
1876     if (handleBitTestsSwitchCase(CR, WorkList, SV, Default))
1877       continue;
1878     
1879     // If the range has few cases (two or less) emit a series of specific
1880     // tests.
1881     if (handleSmallSwitchRange(CR, WorkList, SV, Default))
1882       continue;
1883     
1884     // If the switch has more than 5 blocks, and at least 40% dense, and the 
1885     // target supports indirect branches, then emit a jump table rather than 
1886     // lowering the switch to a binary tree of conditional branches.
1887     if (handleJTSwitchCase(CR, WorkList, SV, Default))
1888       continue;
1889           
1890     // Emit binary tree. We need to pick a pivot, and push left and right ranges
1891     // onto the worklist. Leafs are handled via handleSmallSwitchRange() call.
1892     handleBTSplitSwitchCase(CR, WorkList, SV, Default);
1893   }
1894 }
1895
1896
1897 void SelectionDAGLowering::visitSub(User &I) {
1898   // -0.0 - X --> fneg
1899   const Type *Ty = I.getType();
1900   if (isa<VectorType>(Ty)) {
1901     visitVectorBinary(I, ISD::VSUB);
1902   } else if (Ty->isFloatingPoint()) {
1903     if (ConstantFP *CFP = dyn_cast<ConstantFP>(I.getOperand(0)))
1904       if (CFP->isExactlyValue(-0.0)) {
1905         SDOperand Op2 = getValue(I.getOperand(1));
1906         setValue(&I, DAG.getNode(ISD::FNEG, Op2.getValueType(), Op2));
1907         return;
1908       }
1909     visitScalarBinary(I, ISD::FSUB);
1910   } else 
1911     visitScalarBinary(I, ISD::SUB);
1912 }
1913
1914 void SelectionDAGLowering::visitScalarBinary(User &I, unsigned OpCode) {
1915   SDOperand Op1 = getValue(I.getOperand(0));
1916   SDOperand Op2 = getValue(I.getOperand(1));
1917   
1918   setValue(&I, DAG.getNode(OpCode, Op1.getValueType(), Op1, Op2));
1919 }
1920
1921 void
1922 SelectionDAGLowering::visitVectorBinary(User &I, unsigned OpCode) {
1923   assert(isa<VectorType>(I.getType()));
1924   const VectorType *Ty = cast<VectorType>(I.getType());
1925   SDOperand Typ = DAG.getValueType(TLI.getValueType(Ty->getElementType()));
1926
1927   setValue(&I, DAG.getNode(OpCode, MVT::Vector,
1928                            getValue(I.getOperand(0)),
1929                            getValue(I.getOperand(1)),
1930                            DAG.getConstant(Ty->getNumElements(), MVT::i32),
1931                            Typ));
1932 }
1933
1934 void SelectionDAGLowering::visitEitherBinary(User &I, unsigned ScalarOp,
1935                                              unsigned VectorOp) {
1936   if (isa<VectorType>(I.getType()))
1937     visitVectorBinary(I, VectorOp);
1938   else
1939     visitScalarBinary(I, ScalarOp);
1940 }
1941
1942 void SelectionDAGLowering::visitShift(User &I, unsigned Opcode) {
1943   SDOperand Op1 = getValue(I.getOperand(0));
1944   SDOperand Op2 = getValue(I.getOperand(1));
1945   
1946   if (TLI.getShiftAmountTy() < Op2.getValueType())
1947     Op2 = DAG.getNode(ISD::TRUNCATE, TLI.getShiftAmountTy(), Op2);
1948   else if (TLI.getShiftAmountTy() > Op2.getValueType())
1949     Op2 = DAG.getNode(ISD::ANY_EXTEND, TLI.getShiftAmountTy(), Op2);
1950   
1951   setValue(&I, DAG.getNode(Opcode, Op1.getValueType(), Op1, Op2));
1952 }
1953
1954 void SelectionDAGLowering::visitICmp(User &I) {
1955   ICmpInst::Predicate predicate = ICmpInst::BAD_ICMP_PREDICATE;
1956   if (ICmpInst *IC = dyn_cast<ICmpInst>(&I))
1957     predicate = IC->getPredicate();
1958   else if (ConstantExpr *IC = dyn_cast<ConstantExpr>(&I))
1959     predicate = ICmpInst::Predicate(IC->getPredicate());
1960   SDOperand Op1 = getValue(I.getOperand(0));
1961   SDOperand Op2 = getValue(I.getOperand(1));
1962   ISD::CondCode Opcode;
1963   switch (predicate) {
1964     case ICmpInst::ICMP_EQ  : Opcode = ISD::SETEQ; break;
1965     case ICmpInst::ICMP_NE  : Opcode = ISD::SETNE; break;
1966     case ICmpInst::ICMP_UGT : Opcode = ISD::SETUGT; break;
1967     case ICmpInst::ICMP_UGE : Opcode = ISD::SETUGE; break;
1968     case ICmpInst::ICMP_ULT : Opcode = ISD::SETULT; break;
1969     case ICmpInst::ICMP_ULE : Opcode = ISD::SETULE; break;
1970     case ICmpInst::ICMP_SGT : Opcode = ISD::SETGT; break;
1971     case ICmpInst::ICMP_SGE : Opcode = ISD::SETGE; break;
1972     case ICmpInst::ICMP_SLT : Opcode = ISD::SETLT; break;
1973     case ICmpInst::ICMP_SLE : Opcode = ISD::SETLE; break;
1974     default:
1975       assert(!"Invalid ICmp predicate value");
1976       Opcode = ISD::SETEQ;
1977       break;
1978   }
1979   setValue(&I, DAG.getSetCC(MVT::i1, Op1, Op2, Opcode));
1980 }
1981
1982 void SelectionDAGLowering::visitFCmp(User &I) {
1983   FCmpInst::Predicate predicate = FCmpInst::BAD_FCMP_PREDICATE;
1984   if (FCmpInst *FC = dyn_cast<FCmpInst>(&I))
1985     predicate = FC->getPredicate();
1986   else if (ConstantExpr *FC = dyn_cast<ConstantExpr>(&I))
1987     predicate = FCmpInst::Predicate(FC->getPredicate());
1988   SDOperand Op1 = getValue(I.getOperand(0));
1989   SDOperand Op2 = getValue(I.getOperand(1));
1990   ISD::CondCode Condition, FOC, FPC;
1991   switch (predicate) {
1992     case FCmpInst::FCMP_FALSE: FOC = FPC = ISD::SETFALSE; break;
1993     case FCmpInst::FCMP_OEQ:   FOC = ISD::SETEQ; FPC = ISD::SETOEQ; break;
1994     case FCmpInst::FCMP_OGT:   FOC = ISD::SETGT; FPC = ISD::SETOGT; break;
1995     case FCmpInst::FCMP_OGE:   FOC = ISD::SETGE; FPC = ISD::SETOGE; break;
1996     case FCmpInst::FCMP_OLT:   FOC = ISD::SETLT; FPC = ISD::SETOLT; break;
1997     case FCmpInst::FCMP_OLE:   FOC = ISD::SETLE; FPC = ISD::SETOLE; break;
1998     case FCmpInst::FCMP_ONE:   FOC = ISD::SETNE; FPC = ISD::SETONE; break;
1999     case FCmpInst::FCMP_ORD:   FOC = ISD::SETEQ; FPC = ISD::SETO;   break;
2000     case FCmpInst::FCMP_UNO:   FOC = ISD::SETNE; FPC = ISD::SETUO;  break;
2001     case FCmpInst::FCMP_UEQ:   FOC = ISD::SETEQ; FPC = ISD::SETUEQ; break;
2002     case FCmpInst::FCMP_UGT:   FOC = ISD::SETGT; FPC = ISD::SETUGT; break;
2003     case FCmpInst::FCMP_UGE:   FOC = ISD::SETGE; FPC = ISD::SETUGE; break;
2004     case FCmpInst::FCMP_ULT:   FOC = ISD::SETLT; FPC = ISD::SETULT; break;
2005     case FCmpInst::FCMP_ULE:   FOC = ISD::SETLE; FPC = ISD::SETULE; break;
2006     case FCmpInst::FCMP_UNE:   FOC = ISD::SETNE; FPC = ISD::SETUNE; break;
2007     case FCmpInst::FCMP_TRUE:  FOC = FPC = ISD::SETTRUE; break;
2008     default:
2009       assert(!"Invalid FCmp predicate value");
2010       FOC = FPC = ISD::SETFALSE;
2011       break;
2012   }
2013   if (FiniteOnlyFPMath())
2014     Condition = FOC;
2015   else 
2016     Condition = FPC;
2017   setValue(&I, DAG.getSetCC(MVT::i1, Op1, Op2, Condition));
2018 }
2019
2020 void SelectionDAGLowering::visitSelect(User &I) {
2021   SDOperand Cond     = getValue(I.getOperand(0));
2022   SDOperand TrueVal  = getValue(I.getOperand(1));
2023   SDOperand FalseVal = getValue(I.getOperand(2));
2024   if (!isa<VectorType>(I.getType())) {
2025     setValue(&I, DAG.getNode(ISD::SELECT, TrueVal.getValueType(), Cond,
2026                              TrueVal, FalseVal));
2027   } else {
2028     setValue(&I, DAG.getNode(ISD::VSELECT, MVT::Vector, Cond, TrueVal, FalseVal,
2029                              *(TrueVal.Val->op_end()-2),
2030                              *(TrueVal.Val->op_end()-1)));
2031   }
2032 }
2033
2034
2035 void SelectionDAGLowering::visitTrunc(User &I) {
2036   // TruncInst cannot be a no-op cast because sizeof(src) > sizeof(dest).
2037   SDOperand N = getValue(I.getOperand(0));
2038   MVT::ValueType DestVT = TLI.getValueType(I.getType());
2039   setValue(&I, DAG.getNode(ISD::TRUNCATE, DestVT, N));
2040 }
2041
2042 void SelectionDAGLowering::visitZExt(User &I) {
2043   // ZExt cannot be a no-op cast because sizeof(src) < sizeof(dest).
2044   // ZExt also can't be a cast to bool for same reason. So, nothing much to do
2045   SDOperand N = getValue(I.getOperand(0));
2046   MVT::ValueType DestVT = TLI.getValueType(I.getType());
2047   setValue(&I, DAG.getNode(ISD::ZERO_EXTEND, DestVT, N));
2048 }
2049
2050 void SelectionDAGLowering::visitSExt(User &I) {
2051   // SExt cannot be a no-op cast because sizeof(src) < sizeof(dest).
2052   // SExt also can't be a cast to bool for same reason. So, nothing much to do
2053   SDOperand N = getValue(I.getOperand(0));
2054   MVT::ValueType DestVT = TLI.getValueType(I.getType());
2055   setValue(&I, DAG.getNode(ISD::SIGN_EXTEND, DestVT, N));
2056 }
2057
2058 void SelectionDAGLowering::visitFPTrunc(User &I) {
2059   // FPTrunc is never a no-op cast, no need to check
2060   SDOperand N = getValue(I.getOperand(0));
2061   MVT::ValueType DestVT = TLI.getValueType(I.getType());
2062   setValue(&I, DAG.getNode(ISD::FP_ROUND, DestVT, N));
2063 }
2064
2065 void SelectionDAGLowering::visitFPExt(User &I){ 
2066   // FPTrunc is never a no-op cast, no need to check
2067   SDOperand N = getValue(I.getOperand(0));
2068   MVT::ValueType DestVT = TLI.getValueType(I.getType());
2069   setValue(&I, DAG.getNode(ISD::FP_EXTEND, DestVT, N));
2070 }
2071
2072 void SelectionDAGLowering::visitFPToUI(User &I) { 
2073   // FPToUI is never a no-op cast, no need to check
2074   SDOperand N = getValue(I.getOperand(0));
2075   MVT::ValueType DestVT = TLI.getValueType(I.getType());
2076   setValue(&I, DAG.getNode(ISD::FP_TO_UINT, DestVT, N));
2077 }
2078
2079 void SelectionDAGLowering::visitFPToSI(User &I) {
2080   // FPToSI is never a no-op cast, no need to check
2081   SDOperand N = getValue(I.getOperand(0));
2082   MVT::ValueType DestVT = TLI.getValueType(I.getType());
2083   setValue(&I, DAG.getNode(ISD::FP_TO_SINT, DestVT, N));
2084 }
2085
2086 void SelectionDAGLowering::visitUIToFP(User &I) { 
2087   // UIToFP is never a no-op cast, no need to check
2088   SDOperand N = getValue(I.getOperand(0));
2089   MVT::ValueType DestVT = TLI.getValueType(I.getType());
2090   setValue(&I, DAG.getNode(ISD::UINT_TO_FP, DestVT, N));
2091 }
2092
2093 void SelectionDAGLowering::visitSIToFP(User &I){ 
2094   // UIToFP is never a no-op cast, no need to check
2095   SDOperand N = getValue(I.getOperand(0));
2096   MVT::ValueType DestVT = TLI.getValueType(I.getType());
2097   setValue(&I, DAG.getNode(ISD::SINT_TO_FP, DestVT, N));
2098 }
2099
2100 void SelectionDAGLowering::visitPtrToInt(User &I) {
2101   // What to do depends on the size of the integer and the size of the pointer.
2102   // We can either truncate, zero extend, or no-op, accordingly.
2103   SDOperand N = getValue(I.getOperand(0));
2104   MVT::ValueType SrcVT = N.getValueType();
2105   MVT::ValueType DestVT = TLI.getValueType(I.getType());
2106   SDOperand Result;
2107   if (MVT::getSizeInBits(DestVT) < MVT::getSizeInBits(SrcVT))
2108     Result = DAG.getNode(ISD::TRUNCATE, DestVT, N);
2109   else 
2110     // Note: ZERO_EXTEND can handle cases where the sizes are equal too
2111     Result = DAG.getNode(ISD::ZERO_EXTEND, DestVT, N);
2112   setValue(&I, Result);
2113 }
2114
2115 void SelectionDAGLowering::visitIntToPtr(User &I) {
2116   // What to do depends on the size of the integer and the size of the pointer.
2117   // We can either truncate, zero extend, or no-op, accordingly.
2118   SDOperand N = getValue(I.getOperand(0));
2119   MVT::ValueType SrcVT = N.getValueType();
2120   MVT::ValueType DestVT = TLI.getValueType(I.getType());
2121   if (MVT::getSizeInBits(DestVT) < MVT::getSizeInBits(SrcVT))
2122     setValue(&I, DAG.getNode(ISD::TRUNCATE, DestVT, N));
2123   else 
2124     // Note: ZERO_EXTEND can handle cases where the sizes are equal too
2125     setValue(&I, DAG.getNode(ISD::ZERO_EXTEND, DestVT, N));
2126 }
2127
2128 void SelectionDAGLowering::visitBitCast(User &I) { 
2129   SDOperand N = getValue(I.getOperand(0));
2130   MVT::ValueType DestVT = TLI.getValueType(I.getType());
2131   if (DestVT == MVT::Vector) {
2132     // This is a cast to a vector from something else.  
2133     // Get information about the output vector.
2134     const VectorType *DestTy = cast<VectorType>(I.getType());
2135     MVT::ValueType EltVT = TLI.getValueType(DestTy->getElementType());
2136     setValue(&I, DAG.getNode(ISD::VBIT_CONVERT, DestVT, N, 
2137                              DAG.getConstant(DestTy->getNumElements(),MVT::i32),
2138                              DAG.getValueType(EltVT)));
2139     return;
2140   } 
2141   MVT::ValueType SrcVT = N.getValueType();
2142   if (SrcVT == MVT::Vector) {
2143     // This is a cast from a vctor to something else. 
2144     // Get information about the input vector.
2145     setValue(&I, DAG.getNode(ISD::VBIT_CONVERT, DestVT, N));
2146     return;
2147   }
2148
2149   // BitCast assures us that source and destination are the same size so this 
2150   // is either a BIT_CONVERT or a no-op.
2151   if (DestVT != N.getValueType())
2152     setValue(&I, DAG.getNode(ISD::BIT_CONVERT, DestVT, N)); // convert types
2153   else
2154     setValue(&I, N); // noop cast.
2155 }
2156
2157 void SelectionDAGLowering::visitInsertElement(User &I) {
2158   SDOperand InVec = getValue(I.getOperand(0));
2159   SDOperand InVal = getValue(I.getOperand(1));
2160   SDOperand InIdx = DAG.getNode(ISD::ZERO_EXTEND, TLI.getPointerTy(),
2161                                 getValue(I.getOperand(2)));
2162
2163   SDOperand Num = *(InVec.Val->op_end()-2);
2164   SDOperand Typ = *(InVec.Val->op_end()-1);
2165   setValue(&I, DAG.getNode(ISD::VINSERT_VECTOR_ELT, MVT::Vector,
2166                            InVec, InVal, InIdx, Num, Typ));
2167 }
2168
2169 void SelectionDAGLowering::visitExtractElement(User &I) {
2170   SDOperand InVec = getValue(I.getOperand(0));
2171   SDOperand InIdx = DAG.getNode(ISD::ZERO_EXTEND, TLI.getPointerTy(),
2172                                 getValue(I.getOperand(1)));
2173   SDOperand Typ = *(InVec.Val->op_end()-1);
2174   setValue(&I, DAG.getNode(ISD::VEXTRACT_VECTOR_ELT,
2175                            TLI.getValueType(I.getType()), InVec, InIdx));
2176 }
2177
2178 void SelectionDAGLowering::visitShuffleVector(User &I) {
2179   SDOperand V1   = getValue(I.getOperand(0));
2180   SDOperand V2   = getValue(I.getOperand(1));
2181   SDOperand Mask = getValue(I.getOperand(2));
2182
2183   SDOperand Num = *(V1.Val->op_end()-2);
2184   SDOperand Typ = *(V2.Val->op_end()-1);
2185   setValue(&I, DAG.getNode(ISD::VVECTOR_SHUFFLE, MVT::Vector,
2186                            V1, V2, Mask, Num, Typ));
2187 }
2188
2189
2190 void SelectionDAGLowering::visitGetElementPtr(User &I) {
2191   SDOperand N = getValue(I.getOperand(0));
2192   const Type *Ty = I.getOperand(0)->getType();
2193
2194   for (GetElementPtrInst::op_iterator OI = I.op_begin()+1, E = I.op_end();
2195        OI != E; ++OI) {
2196     Value *Idx = *OI;
2197     if (const StructType *StTy = dyn_cast<StructType>(Ty)) {
2198       unsigned Field = cast<ConstantInt>(Idx)->getZExtValue();
2199       if (Field) {
2200         // N = N + Offset
2201         uint64_t Offset = TD->getStructLayout(StTy)->getElementOffset(Field);
2202         N = DAG.getNode(ISD::ADD, N.getValueType(), N,
2203                         getIntPtrConstant(Offset));
2204       }
2205       Ty = StTy->getElementType(Field);
2206     } else {
2207       Ty = cast<SequentialType>(Ty)->getElementType();
2208
2209       // If this is a constant subscript, handle it quickly.
2210       if (ConstantInt *CI = dyn_cast<ConstantInt>(Idx)) {
2211         if (CI->getZExtValue() == 0) continue;
2212         uint64_t Offs = 
2213             TD->getTypeSize(Ty)*cast<ConstantInt>(CI)->getSExtValue();
2214         N = DAG.getNode(ISD::ADD, N.getValueType(), N, getIntPtrConstant(Offs));
2215         continue;
2216       }
2217       
2218       // N = N + Idx * ElementSize;
2219       uint64_t ElementSize = TD->getTypeSize(Ty);
2220       SDOperand IdxN = getValue(Idx);
2221
2222       // If the index is smaller or larger than intptr_t, truncate or extend
2223       // it.
2224       if (IdxN.getValueType() < N.getValueType()) {
2225         IdxN = DAG.getNode(ISD::SIGN_EXTEND, N.getValueType(), IdxN);
2226       } else if (IdxN.getValueType() > N.getValueType())
2227         IdxN = DAG.getNode(ISD::TRUNCATE, N.getValueType(), IdxN);
2228
2229       // If this is a multiply by a power of two, turn it into a shl
2230       // immediately.  This is a very common case.
2231       if (isPowerOf2_64(ElementSize)) {
2232         unsigned Amt = Log2_64(ElementSize);
2233         IdxN = DAG.getNode(ISD::SHL, N.getValueType(), IdxN,
2234                            DAG.getConstant(Amt, TLI.getShiftAmountTy()));
2235         N = DAG.getNode(ISD::ADD, N.getValueType(), N, IdxN);
2236         continue;
2237       }
2238       
2239       SDOperand Scale = getIntPtrConstant(ElementSize);
2240       IdxN = DAG.getNode(ISD::MUL, N.getValueType(), IdxN, Scale);
2241       N = DAG.getNode(ISD::ADD, N.getValueType(), N, IdxN);
2242     }
2243   }
2244   setValue(&I, N);
2245 }
2246
2247 void SelectionDAGLowering::visitAlloca(AllocaInst &I) {
2248   // If this is a fixed sized alloca in the entry block of the function,
2249   // allocate it statically on the stack.
2250   if (FuncInfo.StaticAllocaMap.count(&I))
2251     return;   // getValue will auto-populate this.
2252
2253   const Type *Ty = I.getAllocatedType();
2254   uint64_t TySize = TLI.getTargetData()->getTypeSize(Ty);
2255   unsigned Align =
2256     std::max((unsigned)TLI.getTargetData()->getPrefTypeAlignment(Ty),
2257              I.getAlignment());
2258
2259   SDOperand AllocSize = getValue(I.getArraySize());
2260   MVT::ValueType IntPtr = TLI.getPointerTy();
2261   if (IntPtr < AllocSize.getValueType())
2262     AllocSize = DAG.getNode(ISD::TRUNCATE, IntPtr, AllocSize);
2263   else if (IntPtr > AllocSize.getValueType())
2264     AllocSize = DAG.getNode(ISD::ZERO_EXTEND, IntPtr, AllocSize);
2265
2266   AllocSize = DAG.getNode(ISD::MUL, IntPtr, AllocSize,
2267                           getIntPtrConstant(TySize));
2268
2269   // Handle alignment.  If the requested alignment is less than or equal to the
2270   // stack alignment, ignore it and round the size of the allocation up to the
2271   // stack alignment size.  If the size is greater than the stack alignment, we
2272   // note this in the DYNAMIC_STACKALLOC node.
2273   unsigned StackAlign =
2274     TLI.getTargetMachine().getFrameInfo()->getStackAlignment();
2275   if (Align <= StackAlign) {
2276     Align = 0;
2277     // Add SA-1 to the size.
2278     AllocSize = DAG.getNode(ISD::ADD, AllocSize.getValueType(), AllocSize,
2279                             getIntPtrConstant(StackAlign-1));
2280     // Mask out the low bits for alignment purposes.
2281     AllocSize = DAG.getNode(ISD::AND, AllocSize.getValueType(), AllocSize,
2282                             getIntPtrConstant(~(uint64_t)(StackAlign-1)));
2283   }
2284
2285   SDOperand Ops[] = { getRoot(), AllocSize, getIntPtrConstant(Align) };
2286   const MVT::ValueType *VTs = DAG.getNodeValueTypes(AllocSize.getValueType(),
2287                                                     MVT::Other);
2288   SDOperand DSA = DAG.getNode(ISD::DYNAMIC_STACKALLOC, VTs, 2, Ops, 3);
2289   setValue(&I, DSA);
2290   DAG.setRoot(DSA.getValue(1));
2291
2292   // Inform the Frame Information that we have just allocated a variable-sized
2293   // object.
2294   CurMBB->getParent()->getFrameInfo()->CreateVariableSizedObject();
2295 }
2296
2297 void SelectionDAGLowering::visitLoad(LoadInst &I) {
2298   SDOperand Ptr = getValue(I.getOperand(0));
2299
2300   SDOperand Root;
2301   if (I.isVolatile())
2302     Root = getRoot();
2303   else {
2304     // Do not serialize non-volatile loads against each other.
2305     Root = DAG.getRoot();
2306   }
2307
2308   setValue(&I, getLoadFrom(I.getType(), Ptr, I.getOperand(0),
2309                            Root, I.isVolatile(), I.getAlignment()));
2310 }
2311
2312 SDOperand SelectionDAGLowering::getLoadFrom(const Type *Ty, SDOperand Ptr,
2313                                             const Value *SV, SDOperand Root,
2314                                             bool isVolatile, 
2315                                             unsigned Alignment) {
2316   SDOperand L;
2317   if (const VectorType *PTy = dyn_cast<VectorType>(Ty)) {
2318     MVT::ValueType PVT = TLI.getValueType(PTy->getElementType());
2319     L = DAG.getVecLoad(PTy->getNumElements(), PVT, Root, Ptr,
2320                        DAG.getSrcValue(SV));
2321   } else {
2322     L = DAG.getLoad(TLI.getValueType(Ty), Root, Ptr, SV, 0, 
2323                     isVolatile, Alignment);
2324   }
2325
2326   if (isVolatile)
2327     DAG.setRoot(L.getValue(1));
2328   else
2329     PendingLoads.push_back(L.getValue(1));
2330   
2331   return L;
2332 }
2333
2334
2335 void SelectionDAGLowering::visitStore(StoreInst &I) {
2336   Value *SrcV = I.getOperand(0);
2337   SDOperand Src = getValue(SrcV);
2338   SDOperand Ptr = getValue(I.getOperand(1));
2339   DAG.setRoot(DAG.getStore(getRoot(), Src, Ptr, I.getOperand(1), 0,
2340                            I.isVolatile(), I.getAlignment()));
2341 }
2342
2343 /// IntrinsicCannotAccessMemory - Return true if the specified intrinsic cannot
2344 /// access memory and has no other side effects at all.
2345 static bool IntrinsicCannotAccessMemory(unsigned IntrinsicID) {
2346 #define GET_NO_MEMORY_INTRINSICS
2347 #include "llvm/Intrinsics.gen"
2348 #undef GET_NO_MEMORY_INTRINSICS
2349   return false;
2350 }
2351
2352 // IntrinsicOnlyReadsMemory - Return true if the specified intrinsic doesn't
2353 // have any side-effects or if it only reads memory.
2354 static bool IntrinsicOnlyReadsMemory(unsigned IntrinsicID) {
2355 #define GET_SIDE_EFFECT_INFO
2356 #include "llvm/Intrinsics.gen"
2357 #undef GET_SIDE_EFFECT_INFO
2358   return false;
2359 }
2360
2361 /// visitTargetIntrinsic - Lower a call of a target intrinsic to an INTRINSIC
2362 /// node.
2363 void SelectionDAGLowering::visitTargetIntrinsic(CallInst &I, 
2364                                                 unsigned Intrinsic) {
2365   bool HasChain = !IntrinsicCannotAccessMemory(Intrinsic);
2366   bool OnlyLoad = HasChain && IntrinsicOnlyReadsMemory(Intrinsic);
2367   
2368   // Build the operand list.
2369   SmallVector<SDOperand, 8> Ops;
2370   if (HasChain) {  // If this intrinsic has side-effects, chainify it.
2371     if (OnlyLoad) {
2372       // We don't need to serialize loads against other loads.
2373       Ops.push_back(DAG.getRoot());
2374     } else { 
2375       Ops.push_back(getRoot());
2376     }
2377   }
2378   
2379   // Add the intrinsic ID as an integer operand.
2380   Ops.push_back(DAG.getConstant(Intrinsic, TLI.getPointerTy()));
2381
2382   // Add all operands of the call to the operand list.
2383   for (unsigned i = 1, e = I.getNumOperands(); i != e; ++i) {
2384     SDOperand Op = getValue(I.getOperand(i));
2385     
2386     // If this is a vector type, force it to the right vector type.
2387     if (Op.getValueType() == MVT::Vector) {
2388       const VectorType *OpTy = cast<VectorType>(I.getOperand(i)->getType());
2389       MVT::ValueType EltVT = TLI.getValueType(OpTy->getElementType());
2390       
2391       MVT::ValueType VVT = MVT::getVectorType(EltVT, OpTy->getNumElements());
2392       assert(VVT != MVT::Other && "Intrinsic uses a non-legal type?");
2393       Op = DAG.getNode(ISD::VBIT_CONVERT, VVT, Op);
2394     }
2395     
2396     assert(TLI.isTypeLegal(Op.getValueType()) &&
2397            "Intrinsic uses a non-legal type?");
2398     Ops.push_back(Op);
2399   }
2400
2401   std::vector<MVT::ValueType> VTs;
2402   if (I.getType() != Type::VoidTy) {
2403     MVT::ValueType VT = TLI.getValueType(I.getType());
2404     if (VT == MVT::Vector) {
2405       const VectorType *DestTy = cast<VectorType>(I.getType());
2406       MVT::ValueType EltVT = TLI.getValueType(DestTy->getElementType());
2407       
2408       VT = MVT::getVectorType(EltVT, DestTy->getNumElements());
2409       assert(VT != MVT::Other && "Intrinsic uses a non-legal type?");
2410     }
2411     
2412     assert(TLI.isTypeLegal(VT) && "Intrinsic uses a non-legal type?");
2413     VTs.push_back(VT);
2414   }
2415   if (HasChain)
2416     VTs.push_back(MVT::Other);
2417
2418   const MVT::ValueType *VTList = DAG.getNodeValueTypes(VTs);
2419
2420   // Create the node.
2421   SDOperand Result;
2422   if (!HasChain)
2423     Result = DAG.getNode(ISD::INTRINSIC_WO_CHAIN, VTList, VTs.size(),
2424                          &Ops[0], Ops.size());
2425   else if (I.getType() != Type::VoidTy)
2426     Result = DAG.getNode(ISD::INTRINSIC_W_CHAIN, VTList, VTs.size(),
2427                          &Ops[0], Ops.size());
2428   else
2429     Result = DAG.getNode(ISD::INTRINSIC_VOID, VTList, VTs.size(),
2430                          &Ops[0], Ops.size());
2431
2432   if (HasChain) {
2433     SDOperand Chain = Result.getValue(Result.Val->getNumValues()-1);
2434     if (OnlyLoad)
2435       PendingLoads.push_back(Chain);
2436     else
2437       DAG.setRoot(Chain);
2438   }
2439   if (I.getType() != Type::VoidTy) {
2440     if (const VectorType *PTy = dyn_cast<VectorType>(I.getType())) {
2441       MVT::ValueType EVT = TLI.getValueType(PTy->getElementType());
2442       Result = DAG.getNode(ISD::VBIT_CONVERT, MVT::Vector, Result,
2443                            DAG.getConstant(PTy->getNumElements(), MVT::i32),
2444                            DAG.getValueType(EVT));
2445     } 
2446     setValue(&I, Result);
2447   }
2448 }
2449
2450 /// ExtractGlobalVariable - If C is a global variable, or a bitcast of one
2451 /// (possibly constant folded), return it.  Otherwise return NULL.
2452 static GlobalVariable *ExtractGlobalVariable (Constant *C) {
2453   if (GlobalVariable *GV = dyn_cast<GlobalVariable>(C))
2454     return GV;
2455   else if (ConstantExpr *CE = dyn_cast<ConstantExpr>(C)) {
2456     if (CE->getOpcode() == Instruction::BitCast)
2457       return dyn_cast<GlobalVariable>(CE->getOperand(0));
2458     else if (CE->getOpcode() == Instruction::GetElementPtr) {
2459       for (unsigned i = 1, e = CE->getNumOperands(); i != e; ++i)
2460         if (!CE->getOperand(i)->isNullValue())
2461           return NULL;
2462       return dyn_cast<GlobalVariable>(CE->getOperand(0));
2463     }
2464   }
2465   return NULL;
2466 }
2467
2468 /// visitIntrinsicCall - Lower the call to the specified intrinsic function.  If
2469 /// we want to emit this as a call to a named external function, return the name
2470 /// otherwise lower it and return null.
2471 const char *
2472 SelectionDAGLowering::visitIntrinsicCall(CallInst &I, unsigned Intrinsic) {
2473   switch (Intrinsic) {
2474   default:
2475     // By default, turn this into a target intrinsic node.
2476     visitTargetIntrinsic(I, Intrinsic);
2477     return 0;
2478   case Intrinsic::vastart:  visitVAStart(I); return 0;
2479   case Intrinsic::vaend:    visitVAEnd(I); return 0;
2480   case Intrinsic::vacopy:   visitVACopy(I); return 0;
2481   case Intrinsic::returnaddress:
2482     setValue(&I, DAG.getNode(ISD::RETURNADDR, TLI.getPointerTy(),
2483                              getValue(I.getOperand(1))));
2484     return 0;
2485   case Intrinsic::frameaddress:
2486     setValue(&I, DAG.getNode(ISD::FRAMEADDR, TLI.getPointerTy(),
2487                              getValue(I.getOperand(1))));
2488     return 0;
2489   case Intrinsic::setjmp:
2490     return "_setjmp"+!TLI.usesUnderscoreSetJmp();
2491     break;
2492   case Intrinsic::longjmp:
2493     return "_longjmp"+!TLI.usesUnderscoreLongJmp();
2494     break;
2495   case Intrinsic::memcpy_i32:
2496   case Intrinsic::memcpy_i64:
2497     visitMemIntrinsic(I, ISD::MEMCPY);
2498     return 0;
2499   case Intrinsic::memset_i32:
2500   case Intrinsic::memset_i64:
2501     visitMemIntrinsic(I, ISD::MEMSET);
2502     return 0;
2503   case Intrinsic::memmove_i32:
2504   case Intrinsic::memmove_i64:
2505     visitMemIntrinsic(I, ISD::MEMMOVE);
2506     return 0;
2507     
2508   case Intrinsic::dbg_stoppoint: {
2509     MachineModuleInfo *MMI = DAG.getMachineModuleInfo();
2510     DbgStopPointInst &SPI = cast<DbgStopPointInst>(I);
2511     if (MMI && SPI.getContext() && MMI->Verify(SPI.getContext())) {
2512       SDOperand Ops[5];
2513
2514       Ops[0] = getRoot();
2515       Ops[1] = getValue(SPI.getLineValue());
2516       Ops[2] = getValue(SPI.getColumnValue());
2517
2518       DebugInfoDesc *DD = MMI->getDescFor(SPI.getContext());
2519       assert(DD && "Not a debug information descriptor");
2520       CompileUnitDesc *CompileUnit = cast<CompileUnitDesc>(DD);
2521       
2522       Ops[3] = DAG.getString(CompileUnit->getFileName());
2523       Ops[4] = DAG.getString(CompileUnit->getDirectory());
2524       
2525       DAG.setRoot(DAG.getNode(ISD::LOCATION, MVT::Other, Ops, 5));
2526     }
2527
2528     return 0;
2529   }
2530   case Intrinsic::dbg_region_start: {
2531     MachineModuleInfo *MMI = DAG.getMachineModuleInfo();
2532     DbgRegionStartInst &RSI = cast<DbgRegionStartInst>(I);
2533     if (MMI && RSI.getContext() && MMI->Verify(RSI.getContext())) {
2534       unsigned LabelID = MMI->RecordRegionStart(RSI.getContext());
2535       DAG.setRoot(DAG.getNode(ISD::LABEL, MVT::Other, getRoot(),
2536                               DAG.getConstant(LabelID, MVT::i32)));
2537     }
2538
2539     return 0;
2540   }
2541   case Intrinsic::dbg_region_end: {
2542     MachineModuleInfo *MMI = DAG.getMachineModuleInfo();
2543     DbgRegionEndInst &REI = cast<DbgRegionEndInst>(I);
2544     if (MMI && REI.getContext() && MMI->Verify(REI.getContext())) {
2545       unsigned LabelID = MMI->RecordRegionEnd(REI.getContext());
2546       DAG.setRoot(DAG.getNode(ISD::LABEL, MVT::Other,
2547                               getRoot(), DAG.getConstant(LabelID, MVT::i32)));
2548     }
2549
2550     return 0;
2551   }
2552   case Intrinsic::dbg_func_start: {
2553     MachineModuleInfo *MMI = DAG.getMachineModuleInfo();
2554     DbgFuncStartInst &FSI = cast<DbgFuncStartInst>(I);
2555     if (MMI && FSI.getSubprogram() &&
2556         MMI->Verify(FSI.getSubprogram())) {
2557       unsigned LabelID = MMI->RecordRegionStart(FSI.getSubprogram());
2558       DAG.setRoot(DAG.getNode(ISD::LABEL, MVT::Other,
2559                   getRoot(), DAG.getConstant(LabelID, MVT::i32)));
2560     }
2561
2562     return 0;
2563   }
2564   case Intrinsic::dbg_declare: {
2565     MachineModuleInfo *MMI = DAG.getMachineModuleInfo();
2566     DbgDeclareInst &DI = cast<DbgDeclareInst>(I);
2567     if (MMI && DI.getVariable() && MMI->Verify(DI.getVariable())) {
2568       SDOperand AddressOp  = getValue(DI.getAddress());
2569       if (FrameIndexSDNode *FI = dyn_cast<FrameIndexSDNode>(AddressOp))
2570         MMI->RecordVariable(DI.getVariable(), FI->getIndex());
2571     }
2572
2573     return 0;
2574   }
2575     
2576   case Intrinsic::eh_exception: {
2577     MachineModuleInfo *MMI = DAG.getMachineModuleInfo();
2578     
2579     if (MMI) {
2580       // Add a label to mark the beginning of the landing pad.  Deletion of the
2581       // landing pad can thus be detected via the MachineModuleInfo.
2582       unsigned LabelID = MMI->addLandingPad(CurMBB);
2583       DAG.setRoot(DAG.getNode(ISD::LABEL, MVT::Other, DAG.getEntryNode(),
2584                               DAG.getConstant(LabelID, MVT::i32)));
2585       
2586       // Mark exception register as live in.
2587       unsigned Reg = TLI.getExceptionAddressRegister();
2588       if (Reg) CurMBB->addLiveIn(Reg);
2589       
2590       // Insert the EXCEPTIONADDR instruction.
2591       SDVTList VTs = DAG.getVTList(TLI.getPointerTy(), MVT::Other);
2592       SDOperand Ops[1];
2593       Ops[0] = DAG.getRoot();
2594       SDOperand Op = DAG.getNode(ISD::EXCEPTIONADDR, VTs, Ops, 1);
2595       setValue(&I, Op);
2596       DAG.setRoot(Op.getValue(1));
2597     } else {
2598       setValue(&I, DAG.getConstant(0, TLI.getPointerTy()));
2599     }
2600     return 0;
2601   }
2602
2603   case Intrinsic::eh_selector:
2604   case Intrinsic::eh_filter:{
2605     MachineModuleInfo *MMI = DAG.getMachineModuleInfo();
2606     
2607     if (MMI) {
2608       // Inform the MachineModuleInfo of the personality for this landing pad.
2609       ConstantExpr *CE = dyn_cast<ConstantExpr>(I.getOperand(2));
2610       assert(CE && CE->getOpcode() == Instruction::BitCast &&
2611              isa<Function>(CE->getOperand(0)) &&
2612              "Personality should be a function");
2613       MMI->addPersonality(CurMBB, cast<Function>(CE->getOperand(0)));
2614       if (Intrinsic == Intrinsic::eh_filter)
2615         MMI->setIsFilterLandingPad(CurMBB);
2616
2617       // Gather all the type infos for this landing pad and pass them along to
2618       // MachineModuleInfo.
2619       std::vector<GlobalVariable *> TyInfo;
2620       for (unsigned i = 3, N = I.getNumOperands(); i < N; ++i) {
2621         Constant *C = cast<Constant>(I.getOperand(i));
2622         GlobalVariable *GV = ExtractGlobalVariable(C);
2623         assert (GV || (isa<ConstantInt>(C) &&
2624                        cast<ConstantInt>(C)->isNullValue()) &&
2625                 "TypeInfo must be a global variable or NULL");
2626         TyInfo.push_back(GV);
2627       }
2628       MMI->addCatchTypeInfo(CurMBB, TyInfo);
2629       
2630       // Mark exception selector register as live in.
2631       unsigned Reg = TLI.getExceptionSelectorRegister();
2632       if (Reg) CurMBB->addLiveIn(Reg);
2633
2634       // Insert the EHSELECTION instruction.
2635       SDVTList VTs = DAG.getVTList(TLI.getPointerTy(), MVT::Other);
2636       SDOperand Ops[2];
2637       Ops[0] = getValue(I.getOperand(1));
2638       Ops[1] = getRoot();
2639       SDOperand Op = DAG.getNode(ISD::EHSELECTION, VTs, Ops, 2);
2640       setValue(&I, Op);
2641       DAG.setRoot(Op.getValue(1));
2642     } else {
2643       setValue(&I, DAG.getConstant(0, TLI.getPointerTy()));
2644     }
2645     
2646     return 0;
2647   }
2648   
2649   case Intrinsic::eh_typeid_for: {
2650     MachineModuleInfo *MMI = DAG.getMachineModuleInfo();
2651     
2652     if (MMI) {
2653       // Find the type id for the given typeinfo.
2654       Constant *C = cast<Constant>(I.getOperand(1));
2655       GlobalVariable *GV = ExtractGlobalVariable(C);
2656       assert (GV || (isa<ConstantInt>(C) &&
2657                      cast<ConstantInt>(C)->isNullValue()) &&
2658               "TypeInfo must be a global variable or NULL");
2659
2660       unsigned TypeID = MMI->getTypeIDFor(GV);
2661       setValue(&I, DAG.getConstant(TypeID, MVT::i32));
2662     } else {
2663       setValue(&I, DAG.getConstant(0, MVT::i32));
2664     }
2665
2666     return 0;
2667   }
2668
2669   case Intrinsic::sqrt_f32:
2670   case Intrinsic::sqrt_f64:
2671     setValue(&I, DAG.getNode(ISD::FSQRT,
2672                              getValue(I.getOperand(1)).getValueType(),
2673                              getValue(I.getOperand(1))));
2674     return 0;
2675   case Intrinsic::powi_f32:
2676   case Intrinsic::powi_f64:
2677     setValue(&I, DAG.getNode(ISD::FPOWI,
2678                              getValue(I.getOperand(1)).getValueType(),
2679                              getValue(I.getOperand(1)),
2680                              getValue(I.getOperand(2))));
2681     return 0;
2682   case Intrinsic::pcmarker: {
2683     SDOperand Tmp = getValue(I.getOperand(1));
2684     DAG.setRoot(DAG.getNode(ISD::PCMARKER, MVT::Other, getRoot(), Tmp));
2685     return 0;
2686   }
2687   case Intrinsic::readcyclecounter: {
2688     SDOperand Op = getRoot();
2689     SDOperand Tmp = DAG.getNode(ISD::READCYCLECOUNTER,
2690                                 DAG.getNodeValueTypes(MVT::i64, MVT::Other), 2,
2691                                 &Op, 1);
2692     setValue(&I, Tmp);
2693     DAG.setRoot(Tmp.getValue(1));
2694     return 0;
2695   }
2696   case Intrinsic::part_select: {
2697     // Currently not implemented: just abort
2698     assert(0 && "part_select intrinsic not implemented");
2699     abort();
2700   }
2701   case Intrinsic::part_set: {
2702     // Currently not implemented: just abort
2703     assert(0 && "part_set intrinsic not implemented");
2704     abort();
2705   }
2706   case Intrinsic::bswap:
2707     setValue(&I, DAG.getNode(ISD::BSWAP,
2708                              getValue(I.getOperand(1)).getValueType(),
2709                              getValue(I.getOperand(1))));
2710     return 0;
2711   case Intrinsic::cttz: {
2712     SDOperand Arg = getValue(I.getOperand(1));
2713     MVT::ValueType Ty = Arg.getValueType();
2714     SDOperand result = DAG.getNode(ISD::CTTZ, Ty, Arg);
2715     if (Ty < MVT::i32)
2716       result = DAG.getNode(ISD::ZERO_EXTEND, MVT::i32, result);
2717     else if (Ty > MVT::i32)
2718       result = DAG.getNode(ISD::TRUNCATE, MVT::i32, result);
2719     setValue(&I, result);
2720     return 0;
2721   }
2722   case Intrinsic::ctlz: {
2723     SDOperand Arg = getValue(I.getOperand(1));
2724     MVT::ValueType Ty = Arg.getValueType();
2725     SDOperand result = DAG.getNode(ISD::CTLZ, Ty, Arg);
2726     if (Ty < MVT::i32)
2727       result = DAG.getNode(ISD::ZERO_EXTEND, MVT::i32, result);
2728     else if (Ty > MVT::i32)
2729       result = DAG.getNode(ISD::TRUNCATE, MVT::i32, result);
2730     setValue(&I, result);
2731     return 0;
2732   }
2733   case Intrinsic::ctpop: {
2734     SDOperand Arg = getValue(I.getOperand(1));
2735     MVT::ValueType Ty = Arg.getValueType();
2736     SDOperand result = DAG.getNode(ISD::CTPOP, Ty, Arg);
2737     if (Ty < MVT::i32)
2738       result = DAG.getNode(ISD::ZERO_EXTEND, MVT::i32, result);
2739     else if (Ty > MVT::i32)
2740       result = DAG.getNode(ISD::TRUNCATE, MVT::i32, result);
2741     setValue(&I, result);
2742     return 0;
2743   }
2744   case Intrinsic::stacksave: {
2745     SDOperand Op = getRoot();
2746     SDOperand Tmp = DAG.getNode(ISD::STACKSAVE,
2747               DAG.getNodeValueTypes(TLI.getPointerTy(), MVT::Other), 2, &Op, 1);
2748     setValue(&I, Tmp);
2749     DAG.setRoot(Tmp.getValue(1));
2750     return 0;
2751   }
2752   case Intrinsic::stackrestore: {
2753     SDOperand Tmp = getValue(I.getOperand(1));
2754     DAG.setRoot(DAG.getNode(ISD::STACKRESTORE, MVT::Other, getRoot(), Tmp));
2755     return 0;
2756   }
2757   case Intrinsic::prefetch:
2758     // FIXME: Currently discarding prefetches.
2759     return 0;
2760   }
2761 }
2762
2763
2764 void SelectionDAGLowering::LowerCallTo(Instruction &I,
2765                                        const Type *CalledValueTy,
2766                                        unsigned CallingConv,
2767                                        bool IsTailCall,
2768                                        SDOperand Callee, unsigned OpIdx,
2769                                        MachineBasicBlock *LandingPad) {
2770   const PointerType *PT = cast<PointerType>(CalledValueTy);
2771   const FunctionType *FTy = cast<FunctionType>(PT->getElementType());
2772   const ParamAttrsList *Attrs = FTy->getParamAttrs();
2773   MachineModuleInfo *MMI = DAG.getMachineModuleInfo();
2774   unsigned BeginLabel = 0, EndLabel = 0;
2775     
2776   TargetLowering::ArgListTy Args;
2777   TargetLowering::ArgListEntry Entry;
2778   Args.reserve(I.getNumOperands());
2779   for (unsigned i = OpIdx, e = I.getNumOperands(); i != e; ++i) {
2780     Value *Arg = I.getOperand(i);
2781     SDOperand ArgNode = getValue(Arg);
2782     Entry.Node = ArgNode; Entry.Ty = Arg->getType();
2783
2784     unsigned attrInd = i - OpIdx + 1;
2785     Entry.isSExt  = Attrs && Attrs->paramHasAttr(attrInd, ParamAttr::SExt);
2786     Entry.isZExt  = Attrs && Attrs->paramHasAttr(attrInd, ParamAttr::ZExt);
2787     Entry.isInReg = Attrs && Attrs->paramHasAttr(attrInd, ParamAttr::InReg);
2788     Entry.isSRet  = Attrs && Attrs->paramHasAttr(attrInd, ParamAttr::StructRet);
2789     Args.push_back(Entry);
2790   }
2791
2792   if (ExceptionHandling) {
2793     // Insert a label before the invoke call to mark the try range.  This can be
2794     // used to detect deletion of the invoke via the MachineModuleInfo.
2795     BeginLabel = MMI->NextLabelID();
2796     DAG.setRoot(DAG.getNode(ISD::LABEL, MVT::Other, getRoot(),
2797                             DAG.getConstant(BeginLabel, MVT::i32)));
2798   }
2799   
2800   std::pair<SDOperand,SDOperand> Result =
2801     TLI.LowerCallTo(getRoot(), I.getType(), 
2802                     Attrs && Attrs->paramHasAttr(0, ParamAttr::SExt),
2803                     FTy->isVarArg(), CallingConv, IsTailCall, 
2804                     Callee, Args, DAG);
2805   if (I.getType() != Type::VoidTy)
2806     setValue(&I, Result.first);
2807   DAG.setRoot(Result.second);
2808
2809   if (ExceptionHandling) {
2810     // Insert a label at the end of the invoke call to mark the try range.  This
2811     // can be used to detect deletion of the invoke via the MachineModuleInfo.
2812     EndLabel = MMI->NextLabelID();
2813     DAG.setRoot(DAG.getNode(ISD::LABEL, MVT::Other, getRoot(),
2814                             DAG.getConstant(EndLabel, MVT::i32)));
2815
2816     // Inform MachineModuleInfo of range.    
2817     MMI->addInvoke(LandingPad, BeginLabel, EndLabel);
2818   }
2819 }
2820
2821
2822 void SelectionDAGLowering::visitCall(CallInst &I) {
2823   const char *RenameFn = 0;
2824   if (Function *F = I.getCalledFunction()) {
2825     if (F->isDeclaration())
2826       if (unsigned IID = F->getIntrinsicID()) {
2827         RenameFn = visitIntrinsicCall(I, IID);
2828         if (!RenameFn)
2829           return;
2830       } else {    // Not an LLVM intrinsic.
2831         const std::string &Name = F->getName();
2832         if (Name[0] == 'c' && (Name == "copysign" || Name == "copysignf")) {
2833           if (I.getNumOperands() == 3 &&   // Basic sanity checks.
2834               I.getOperand(1)->getType()->isFloatingPoint() &&
2835               I.getType() == I.getOperand(1)->getType() &&
2836               I.getType() == I.getOperand(2)->getType()) {
2837             SDOperand LHS = getValue(I.getOperand(1));
2838             SDOperand RHS = getValue(I.getOperand(2));
2839             setValue(&I, DAG.getNode(ISD::FCOPYSIGN, LHS.getValueType(),
2840                                      LHS, RHS));
2841             return;
2842           }
2843         } else if (Name[0] == 'f' && (Name == "fabs" || Name == "fabsf")) {
2844           if (I.getNumOperands() == 2 &&   // Basic sanity checks.
2845               I.getOperand(1)->getType()->isFloatingPoint() &&
2846               I.getType() == I.getOperand(1)->getType()) {
2847             SDOperand Tmp = getValue(I.getOperand(1));
2848             setValue(&I, DAG.getNode(ISD::FABS, Tmp.getValueType(), Tmp));
2849             return;
2850           }
2851         } else if (Name[0] == 's' && (Name == "sin" || Name == "sinf")) {
2852           if (I.getNumOperands() == 2 &&   // Basic sanity checks.
2853               I.getOperand(1)->getType()->isFloatingPoint() &&
2854               I.getType() == I.getOperand(1)->getType()) {
2855             SDOperand Tmp = getValue(I.getOperand(1));
2856             setValue(&I, DAG.getNode(ISD::FSIN, Tmp.getValueType(), Tmp));
2857             return;
2858           }
2859         } else if (Name[0] == 'c' && (Name == "cos" || Name == "cosf")) {
2860           if (I.getNumOperands() == 2 &&   // Basic sanity checks.
2861               I.getOperand(1)->getType()->isFloatingPoint() &&
2862               I.getType() == I.getOperand(1)->getType()) {
2863             SDOperand Tmp = getValue(I.getOperand(1));
2864             setValue(&I, DAG.getNode(ISD::FCOS, Tmp.getValueType(), Tmp));
2865             return;
2866           }
2867         }
2868       }
2869   } else if (isa<InlineAsm>(I.getOperand(0))) {
2870     visitInlineAsm(I);
2871     return;
2872   }
2873
2874   SDOperand Callee;
2875   if (!RenameFn)
2876     Callee = getValue(I.getOperand(0));
2877   else
2878     Callee = DAG.getExternalSymbol(RenameFn, TLI.getPointerTy());
2879
2880   LowerCallTo(I, I.getCalledValue()->getType(),
2881               I.getCallingConv(),
2882               I.isTailCall(),
2883               Callee,
2884               1);
2885 }
2886
2887
2888 SDOperand RegsForValue::getCopyFromRegs(SelectionDAG &DAG,
2889                                         SDOperand &Chain, SDOperand &Flag)const{
2890   SDOperand Val = DAG.getCopyFromReg(Chain, Regs[0], RegVT, Flag);
2891   Chain = Val.getValue(1);
2892   Flag  = Val.getValue(2);
2893   
2894   // If the result was expanded, copy from the top part.
2895   if (Regs.size() > 1) {
2896     assert(Regs.size() == 2 &&
2897            "Cannot expand to more than 2 elts yet!");
2898     SDOperand Hi = DAG.getCopyFromReg(Chain, Regs[1], RegVT, Flag);
2899     Chain = Hi.getValue(1);
2900     Flag  = Hi.getValue(2);
2901     if (DAG.getTargetLoweringInfo().isLittleEndian())
2902       return DAG.getNode(ISD::BUILD_PAIR, ValueVT, Val, Hi);
2903     else
2904       return DAG.getNode(ISD::BUILD_PAIR, ValueVT, Hi, Val);
2905   }
2906
2907   // Otherwise, if the return value was promoted or extended, truncate it to the
2908   // appropriate type.
2909   if (RegVT == ValueVT)
2910     return Val;
2911   
2912   if (MVT::isVector(RegVT)) {
2913     assert(ValueVT == MVT::Vector && "Unknown vector conversion!");
2914     return DAG.getNode(ISD::VBIT_CONVERT, MVT::Vector, Val, 
2915                        DAG.getConstant(MVT::getVectorNumElements(RegVT),
2916                                        MVT::i32),
2917                        DAG.getValueType(MVT::getVectorBaseType(RegVT)));
2918   }
2919   
2920   if (MVT::isInteger(RegVT)) {
2921     if (ValueVT < RegVT)
2922       return DAG.getNode(ISD::TRUNCATE, ValueVT, Val);
2923     else
2924       return DAG.getNode(ISD::ANY_EXTEND, ValueVT, Val);
2925   }
2926   
2927   assert(MVT::isFloatingPoint(RegVT) && MVT::isFloatingPoint(ValueVT));
2928   return DAG.getNode(ISD::FP_ROUND, ValueVT, Val);
2929 }
2930
2931 /// getCopyToRegs - Emit a series of CopyToReg nodes that copies the
2932 /// specified value into the registers specified by this object.  This uses 
2933 /// Chain/Flag as the input and updates them for the output Chain/Flag.
2934 void RegsForValue::getCopyToRegs(SDOperand Val, SelectionDAG &DAG,
2935                                  SDOperand &Chain, SDOperand &Flag,
2936                                  MVT::ValueType PtrVT) const {
2937   if (Regs.size() == 1) {
2938     // If there is a single register and the types differ, this must be
2939     // a promotion.
2940     if (RegVT != ValueVT) {
2941       if (MVT::isVector(RegVT)) {
2942         assert(Val.getValueType() == MVT::Vector &&"Not a vector-vector cast?");
2943         Val = DAG.getNode(ISD::VBIT_CONVERT, RegVT, Val);
2944       } else if (MVT::isInteger(RegVT) && MVT::isInteger(Val.getValueType())) {
2945         if (RegVT < ValueVT)
2946           Val = DAG.getNode(ISD::TRUNCATE, RegVT, Val);
2947         else
2948           Val = DAG.getNode(ISD::ANY_EXTEND, RegVT, Val);
2949       } else if (MVT::isFloatingPoint(RegVT) &&
2950                  MVT::isFloatingPoint(Val.getValueType())) {
2951         Val = DAG.getNode(ISD::FP_EXTEND, RegVT, Val);
2952       } else if (MVT::getSizeInBits(RegVT) == 
2953                  MVT::getSizeInBits(Val.getValueType())) {
2954         Val = DAG.getNode(ISD::BIT_CONVERT, RegVT, Val);
2955       } else {
2956         assert(0 && "Unknown mismatch!");
2957       }
2958     }
2959     Chain = DAG.getCopyToReg(Chain, Regs[0], Val, Flag);
2960     Flag = Chain.getValue(1);
2961   } else {
2962     std::vector<unsigned> R(Regs);
2963     if (!DAG.getTargetLoweringInfo().isLittleEndian())
2964       std::reverse(R.begin(), R.end());
2965     
2966     for (unsigned i = 0, e = R.size(); i != e; ++i) {
2967       SDOperand Part = DAG.getNode(ISD::EXTRACT_ELEMENT, RegVT, Val, 
2968                                    DAG.getConstant(i, PtrVT));
2969       Chain = DAG.getCopyToReg(Chain, R[i], Part, Flag);
2970       Flag = Chain.getValue(1);
2971     }
2972   }
2973 }
2974
2975 /// AddInlineAsmOperands - Add this value to the specified inlineasm node
2976 /// operand list.  This adds the code marker and includes the number of 
2977 /// values added into it.
2978 void RegsForValue::AddInlineAsmOperands(unsigned Code, SelectionDAG &DAG,
2979                                         std::vector<SDOperand> &Ops) const {
2980   MVT::ValueType IntPtrTy = DAG.getTargetLoweringInfo().getPointerTy();
2981   Ops.push_back(DAG.getTargetConstant(Code | (Regs.size() << 3), IntPtrTy));
2982   for (unsigned i = 0, e = Regs.size(); i != e; ++i)
2983     Ops.push_back(DAG.getRegister(Regs[i], RegVT));
2984 }
2985
2986 /// isAllocatableRegister - If the specified register is safe to allocate, 
2987 /// i.e. it isn't a stack pointer or some other special register, return the
2988 /// register class for the register.  Otherwise, return null.
2989 static const TargetRegisterClass *
2990 isAllocatableRegister(unsigned Reg, MachineFunction &MF,
2991                       const TargetLowering &TLI, const MRegisterInfo *MRI) {
2992   MVT::ValueType FoundVT = MVT::Other;
2993   const TargetRegisterClass *FoundRC = 0;
2994   for (MRegisterInfo::regclass_iterator RCI = MRI->regclass_begin(),
2995        E = MRI->regclass_end(); RCI != E; ++RCI) {
2996     MVT::ValueType ThisVT = MVT::Other;
2997
2998     const TargetRegisterClass *RC = *RCI;
2999     // If none of the the value types for this register class are valid, we 
3000     // can't use it.  For example, 64-bit reg classes on 32-bit targets.
3001     for (TargetRegisterClass::vt_iterator I = RC->vt_begin(), E = RC->vt_end();
3002          I != E; ++I) {
3003       if (TLI.isTypeLegal(*I)) {
3004         // If we have already found this register in a different register class,
3005         // choose the one with the largest VT specified.  For example, on
3006         // PowerPC, we favor f64 register classes over f32.
3007         if (FoundVT == MVT::Other || 
3008             MVT::getSizeInBits(FoundVT) < MVT::getSizeInBits(*I)) {
3009           ThisVT = *I;
3010           break;
3011         }
3012       }
3013     }
3014     
3015     if (ThisVT == MVT::Other) continue;
3016     
3017     // NOTE: This isn't ideal.  In particular, this might allocate the
3018     // frame pointer in functions that need it (due to them not being taken
3019     // out of allocation, because a variable sized allocation hasn't been seen
3020     // yet).  This is a slight code pessimization, but should still work.
3021     for (TargetRegisterClass::iterator I = RC->allocation_order_begin(MF),
3022          E = RC->allocation_order_end(MF); I != E; ++I)
3023       if (*I == Reg) {
3024         // We found a matching register class.  Keep looking at others in case
3025         // we find one with larger registers that this physreg is also in.
3026         FoundRC = RC;
3027         FoundVT = ThisVT;
3028         break;
3029       }
3030   }
3031   return FoundRC;
3032 }    
3033
3034
3035 namespace {
3036 /// AsmOperandInfo - This contains information for each constraint that we are
3037 /// lowering.
3038 struct AsmOperandInfo : public InlineAsm::ConstraintInfo {
3039   /// ConstraintCode - This contains the actual string for the code, like "m".
3040   std::string ConstraintCode;
3041
3042   /// ConstraintType - Information about the constraint code, e.g. Register,
3043   /// RegisterClass, Memory, Other, Unknown.
3044   TargetLowering::ConstraintType ConstraintType;
3045   
3046   /// CallOperand/CallOperandval - If this is the result output operand or a
3047   /// clobber, this is null, otherwise it is the incoming operand to the
3048   /// CallInst.  This gets modified as the asm is processed.
3049   SDOperand CallOperand;
3050   Value *CallOperandVal;
3051   
3052   /// ConstraintVT - The ValueType for the operand value.
3053   MVT::ValueType ConstraintVT;
3054   
3055   /// AssignedRegs - If this is a register or register class operand, this
3056   /// contains the set of register corresponding to the operand.
3057   RegsForValue AssignedRegs;
3058   
3059   AsmOperandInfo(const InlineAsm::ConstraintInfo &info)
3060     : InlineAsm::ConstraintInfo(info), 
3061       ConstraintType(TargetLowering::C_Unknown),
3062       CallOperand(0,0), CallOperandVal(0), ConstraintVT(MVT::Other) {
3063   }
3064   
3065   void ComputeConstraintToUse(const TargetLowering &TLI);
3066   
3067   /// MarkAllocatedRegs - Once AssignedRegs is set, mark the assigned registers
3068   /// busy in OutputRegs/InputRegs.
3069   void MarkAllocatedRegs(bool isOutReg, bool isInReg,
3070                          std::set<unsigned> &OutputRegs, 
3071                          std::set<unsigned> &InputRegs) const {
3072      if (isOutReg)
3073        OutputRegs.insert(AssignedRegs.Regs.begin(), AssignedRegs.Regs.end());
3074      if (isInReg)
3075        InputRegs.insert(AssignedRegs.Regs.begin(), AssignedRegs.Regs.end());
3076    }
3077 };
3078 } // end anon namespace.
3079
3080 /// getConstraintGenerality - Return an integer indicating how general CT is.
3081 static unsigned getConstraintGenerality(TargetLowering::ConstraintType CT) {
3082   switch (CT) {
3083     default: assert(0 && "Unknown constraint type!");
3084     case TargetLowering::C_Other:
3085     case TargetLowering::C_Unknown:
3086       return 0;
3087     case TargetLowering::C_Register:
3088       return 1;
3089     case TargetLowering::C_RegisterClass:
3090       return 2;
3091     case TargetLowering::C_Memory:
3092       return 3;
3093   }
3094 }
3095
3096 void AsmOperandInfo::ComputeConstraintToUse(const TargetLowering &TLI) {
3097   assert(!Codes.empty() && "Must have at least one constraint");
3098   
3099   std::string *Current = &Codes[0];
3100   TargetLowering::ConstraintType CurType = TLI.getConstraintType(*Current);
3101   if (Codes.size() == 1) {   // Single-letter constraints ('r') are very common.
3102     ConstraintCode = *Current;
3103     ConstraintType = CurType;
3104     return;
3105   }
3106   
3107   unsigned CurGenerality = getConstraintGenerality(CurType);
3108   
3109   // If we have multiple constraints, try to pick the most general one ahead
3110   // of time.  This isn't a wonderful solution, but handles common cases.
3111   for (unsigned j = 1, e = Codes.size(); j != e; ++j) {
3112     TargetLowering::ConstraintType ThisType = TLI.getConstraintType(Codes[j]);
3113     unsigned ThisGenerality = getConstraintGenerality(ThisType);
3114     if (ThisGenerality > CurGenerality) {
3115       // This constraint letter is more general than the previous one,
3116       // use it.
3117       CurType = ThisType;
3118       Current = &Codes[j];
3119       CurGenerality = ThisGenerality;
3120     }
3121   }
3122   
3123   ConstraintCode = *Current;
3124   ConstraintType = CurType;
3125 }
3126
3127
3128 void SelectionDAGLowering::
3129 GetRegistersForValue(AsmOperandInfo &OpInfo, bool HasEarlyClobber,
3130                      std::set<unsigned> &OutputRegs, 
3131                      std::set<unsigned> &InputRegs) {
3132   // Compute whether this value requires an input register, an output register,
3133   // or both.
3134   bool isOutReg = false;
3135   bool isInReg = false;
3136   switch (OpInfo.Type) {
3137   case InlineAsm::isOutput:
3138     isOutReg = true;
3139     
3140     // If this is an early-clobber output, or if there is an input
3141     // constraint that matches this, we need to reserve the input register
3142     // so no other inputs allocate to it.
3143     isInReg = OpInfo.isEarlyClobber || OpInfo.hasMatchingInput;
3144     break;
3145   case InlineAsm::isInput:
3146     isInReg = true;
3147     isOutReg = false;
3148     break;
3149   case InlineAsm::isClobber:
3150     isOutReg = true;
3151     isInReg = true;
3152     break;
3153   }
3154   
3155   
3156   MachineFunction &MF = DAG.getMachineFunction();
3157   std::vector<unsigned> Regs;
3158   
3159   // If this is a constraint for a single physreg, or a constraint for a
3160   // register class, find it.
3161   std::pair<unsigned, const TargetRegisterClass*> PhysReg = 
3162     TLI.getRegForInlineAsmConstraint(OpInfo.ConstraintCode,
3163                                      OpInfo.ConstraintVT);
3164
3165   unsigned NumRegs = 1;
3166   if (OpInfo.ConstraintVT != MVT::Other)
3167     NumRegs = TLI.getNumElements(OpInfo.ConstraintVT);
3168   MVT::ValueType RegVT;
3169   MVT::ValueType ValueVT = OpInfo.ConstraintVT;
3170   
3171
3172   // If this is a constraint for a specific physical register, like {r17},
3173   // assign it now.
3174   if (PhysReg.first) {
3175     if (OpInfo.ConstraintVT == MVT::Other)
3176       ValueVT = *PhysReg.second->vt_begin();
3177     
3178     // Get the actual register value type.  This is important, because the user
3179     // may have asked for (e.g.) the AX register in i32 type.  We need to
3180     // remember that AX is actually i16 to get the right extension.
3181     RegVT = *PhysReg.second->vt_begin();
3182     
3183     // This is a explicit reference to a physical register.
3184     Regs.push_back(PhysReg.first);
3185
3186     // If this is an expanded reference, add the rest of the regs to Regs.
3187     if (NumRegs != 1) {
3188       TargetRegisterClass::iterator I = PhysReg.second->begin();
3189       TargetRegisterClass::iterator E = PhysReg.second->end();
3190       for (; *I != PhysReg.first; ++I)
3191         assert(I != E && "Didn't find reg!"); 
3192       
3193       // Already added the first reg.
3194       --NumRegs; ++I;
3195       for (; NumRegs; --NumRegs, ++I) {
3196         assert(I != E && "Ran out of registers to allocate!");
3197         Regs.push_back(*I);
3198       }
3199     }
3200     OpInfo.AssignedRegs = RegsForValue(Regs, RegVT, ValueVT);
3201     OpInfo.MarkAllocatedRegs(isOutReg, isInReg, OutputRegs, InputRegs);
3202     return;
3203   }
3204   
3205   // Otherwise, if this was a reference to an LLVM register class, create vregs
3206   // for this reference.
3207   std::vector<unsigned> RegClassRegs;
3208   if (PhysReg.second) {
3209     // If this is an early clobber or tied register, our regalloc doesn't know
3210     // how to maintain the constraint.  If it isn't, go ahead and create vreg
3211     // and let the regalloc do the right thing.
3212     if (!OpInfo.hasMatchingInput && !OpInfo.isEarlyClobber &&
3213         // If there is some other early clobber and this is an input register,
3214         // then we are forced to pre-allocate the input reg so it doesn't
3215         // conflict with the earlyclobber.
3216         !(OpInfo.Type == InlineAsm::isInput && HasEarlyClobber)) {
3217       RegVT = *PhysReg.second->vt_begin();
3218       
3219       if (OpInfo.ConstraintVT == MVT::Other)
3220         ValueVT = RegVT;
3221
3222       // Create the appropriate number of virtual registers.
3223       SSARegMap *RegMap = MF.getSSARegMap();
3224       for (; NumRegs; --NumRegs)
3225         Regs.push_back(RegMap->createVirtualRegister(PhysReg.second));
3226       
3227       OpInfo.AssignedRegs = RegsForValue(Regs, RegVT, ValueVT);
3228       OpInfo.MarkAllocatedRegs(isOutReg, isInReg, OutputRegs, InputRegs);
3229       return;
3230     }
3231     
3232     // Otherwise, we can't allocate it.  Let the code below figure out how to
3233     // maintain these constraints.
3234     RegClassRegs.assign(PhysReg.second->begin(), PhysReg.second->end());
3235     
3236   } else {
3237     // This is a reference to a register class that doesn't directly correspond
3238     // to an LLVM register class.  Allocate NumRegs consecutive, available,
3239     // registers from the class.
3240     RegClassRegs = TLI.getRegClassForInlineAsmConstraint(OpInfo.ConstraintCode,
3241                                                          OpInfo.ConstraintVT);
3242   }
3243   
3244   const MRegisterInfo *MRI = DAG.getTarget().getRegisterInfo();
3245   unsigned NumAllocated = 0;
3246   for (unsigned i = 0, e = RegClassRegs.size(); i != e; ++i) {
3247     unsigned Reg = RegClassRegs[i];
3248     // See if this register is available.
3249     if ((isOutReg && OutputRegs.count(Reg)) ||   // Already used.
3250         (isInReg  && InputRegs.count(Reg))) {    // Already used.
3251       // Make sure we find consecutive registers.
3252       NumAllocated = 0;
3253       continue;
3254     }
3255     
3256     // Check to see if this register is allocatable (i.e. don't give out the
3257     // stack pointer).
3258     const TargetRegisterClass *RC = isAllocatableRegister(Reg, MF, TLI, MRI);
3259     if (!RC) {
3260       // Make sure we find consecutive registers.
3261       NumAllocated = 0;
3262       continue;
3263     }
3264     
3265     // Okay, this register is good, we can use it.
3266     ++NumAllocated;
3267
3268     // If we allocated enough consecutive registers, succeed.
3269     if (NumAllocated == NumRegs) {
3270       unsigned RegStart = (i-NumAllocated)+1;
3271       unsigned RegEnd   = i+1;
3272       // Mark all of the allocated registers used.
3273       for (unsigned i = RegStart; i != RegEnd; ++i)
3274         Regs.push_back(RegClassRegs[i]);
3275       
3276       OpInfo.AssignedRegs = RegsForValue(Regs, *RC->vt_begin(), 
3277                                          OpInfo.ConstraintVT);
3278       OpInfo.MarkAllocatedRegs(isOutReg, isInReg, OutputRegs, InputRegs);
3279       return;
3280     }
3281   }
3282   
3283   // Otherwise, we couldn't allocate enough registers for this.
3284   return;
3285 }
3286
3287
3288 /// visitInlineAsm - Handle a call to an InlineAsm object.
3289 ///
3290 void SelectionDAGLowering::visitInlineAsm(CallInst &I) {
3291   InlineAsm *IA = cast<InlineAsm>(I.getOperand(0));
3292
3293   /// ConstraintOperands - Information about all of the constraints.
3294   std::vector<AsmOperandInfo> ConstraintOperands;
3295   
3296   SDOperand Chain = getRoot();
3297   SDOperand Flag;
3298   
3299   std::set<unsigned> OutputRegs, InputRegs;
3300
3301   // Do a prepass over the constraints, canonicalizing them, and building up the
3302   // ConstraintOperands list.
3303   std::vector<InlineAsm::ConstraintInfo>
3304     ConstraintInfos = IA->ParseConstraints();
3305
3306   // SawEarlyClobber - Keep track of whether we saw an earlyclobber output
3307   // constraint.  If so, we can't let the register allocator allocate any input
3308   // registers, because it will not know to avoid the earlyclobbered output reg.
3309   bool SawEarlyClobber = false;
3310   
3311   unsigned OpNo = 1;   // OpNo - The operand of the CallInst.
3312   for (unsigned i = 0, e = ConstraintInfos.size(); i != e; ++i) {
3313     ConstraintOperands.push_back(AsmOperandInfo(ConstraintInfos[i]));
3314     AsmOperandInfo &OpInfo = ConstraintOperands.back();
3315     
3316     MVT::ValueType OpVT = MVT::Other;
3317
3318     // Compute the value type for each operand.
3319     switch (OpInfo.Type) {
3320     case InlineAsm::isOutput:
3321       if (!OpInfo.isIndirect) {
3322         // The return value of the call is this value.  As such, there is no
3323         // corresponding argument.
3324         assert(I.getType() != Type::VoidTy && "Bad inline asm!");
3325         OpVT = TLI.getValueType(I.getType());
3326       } else {
3327         OpInfo.CallOperandVal = I.getOperand(OpNo++);
3328       }
3329       break;
3330     case InlineAsm::isInput:
3331       OpInfo.CallOperandVal = I.getOperand(OpNo++);
3332       break;
3333     case InlineAsm::isClobber:
3334       // Nothing to do.
3335       break;
3336     }
3337
3338     // If this is an input or an indirect output, process the call argument.
3339     if (OpInfo.CallOperandVal) {
3340       OpInfo.CallOperand = getValue(OpInfo.CallOperandVal);
3341       const Type *OpTy = OpInfo.CallOperandVal->getType();
3342       // If this is an indirect operand, the operand is a pointer to the
3343       // accessed type.
3344       if (OpInfo.isIndirect)
3345         OpTy = cast<PointerType>(OpTy)->getElementType();
3346       
3347       // If OpTy is not a first-class value, it may be a struct/union that we
3348       // can tile with integers.
3349       if (!OpTy->isFirstClassType() && OpTy->isSized()) {
3350         unsigned BitSize = TD->getTypeSizeInBits(OpTy);
3351         switch (BitSize) {
3352         default: break;
3353         case 1:
3354         case 8:
3355         case 16:
3356         case 32:
3357         case 64:
3358           OpTy = IntegerType::get(BitSize);
3359           break;
3360         }
3361       }
3362       
3363       OpVT = TLI.getValueType(OpTy, true);
3364     }
3365     
3366     OpInfo.ConstraintVT = OpVT;
3367     
3368     // Compute the constraint code and ConstraintType to use.
3369     OpInfo.ComputeConstraintToUse(TLI);
3370
3371     // Keep track of whether we see an earlyclobber.
3372     SawEarlyClobber |= OpInfo.isEarlyClobber;
3373     
3374     // If this is a memory input, and if the operand is not indirect, do what we
3375     // need to to provide an address for the memory input.
3376     if (OpInfo.ConstraintType == TargetLowering::C_Memory &&
3377         !OpInfo.isIndirect) {
3378       assert(OpInfo.Type == InlineAsm::isInput &&
3379              "Can only indirectify direct input operands!");
3380       
3381       // Memory operands really want the address of the value.  If we don't have
3382       // an indirect input, put it in the constpool if we can, otherwise spill
3383       // it to a stack slot.
3384       
3385       // If the operand is a float, integer, or vector constant, spill to a
3386       // constant pool entry to get its address.
3387       Value *OpVal = OpInfo.CallOperandVal;
3388       if (isa<ConstantFP>(OpVal) || isa<ConstantInt>(OpVal) ||
3389           isa<ConstantVector>(OpVal)) {
3390         OpInfo.CallOperand = DAG.getConstantPool(cast<Constant>(OpVal),
3391                                                  TLI.getPointerTy());
3392       } else {
3393         // Otherwise, create a stack slot and emit a store to it before the
3394         // asm.
3395         const Type *Ty = OpVal->getType();
3396         uint64_t TySize = TLI.getTargetData()->getTypeSize(Ty);
3397         unsigned Align  = TLI.getTargetData()->getPrefTypeAlignment(Ty);
3398         MachineFunction &MF = DAG.getMachineFunction();
3399         int SSFI = MF.getFrameInfo()->CreateStackObject(TySize, Align);
3400         SDOperand StackSlot = DAG.getFrameIndex(SSFI, TLI.getPointerTy());
3401         Chain = DAG.getStore(Chain, OpInfo.CallOperand, StackSlot, NULL, 0);
3402         OpInfo.CallOperand = StackSlot;
3403       }
3404      
3405       // There is no longer a Value* corresponding to this operand.
3406       OpInfo.CallOperandVal = 0;
3407       // It is now an indirect operand.
3408       OpInfo.isIndirect = true;
3409     }
3410     
3411     // If this constraint is for a specific register, allocate it before
3412     // anything else.
3413     if (OpInfo.ConstraintType == TargetLowering::C_Register)
3414       GetRegistersForValue(OpInfo, SawEarlyClobber, OutputRegs, InputRegs);
3415   }
3416   ConstraintInfos.clear();
3417   
3418   
3419   // Second pass - Loop over all of the operands, assigning virtual or physregs
3420   // to registerclass operands.
3421   for (unsigned i = 0, e = ConstraintOperands.size(); i != e; ++i) {
3422     AsmOperandInfo &OpInfo = ConstraintOperands[i];
3423     
3424     // C_Register operands have already been allocated, Other/Memory don't need
3425     // to be.
3426     if (OpInfo.ConstraintType == TargetLowering::C_RegisterClass)
3427       GetRegistersForValue(OpInfo, SawEarlyClobber, OutputRegs, InputRegs);
3428   }    
3429   
3430   // AsmNodeOperands - The operands for the ISD::INLINEASM node.
3431   std::vector<SDOperand> AsmNodeOperands;
3432   AsmNodeOperands.push_back(SDOperand());  // reserve space for input chain
3433   AsmNodeOperands.push_back(
3434           DAG.getTargetExternalSymbol(IA->getAsmString().c_str(), MVT::Other));
3435   
3436   
3437   // Loop over all of the inputs, copying the operand values into the
3438   // appropriate registers and processing the output regs.
3439   RegsForValue RetValRegs;
3440   
3441   // IndirectStoresToEmit - The set of stores to emit after the inline asm node.
3442   std::vector<std::pair<RegsForValue, Value*> > IndirectStoresToEmit;
3443   
3444   for (unsigned i = 0, e = ConstraintOperands.size(); i != e; ++i) {
3445     AsmOperandInfo &OpInfo = ConstraintOperands[i];
3446
3447     switch (OpInfo.Type) {
3448     case InlineAsm::isOutput: {
3449       if (OpInfo.ConstraintType != TargetLowering::C_RegisterClass &&
3450           OpInfo.ConstraintType != TargetLowering::C_Register) {
3451         // Memory output, or 'other' output (e.g. 'X' constraint).
3452         assert(OpInfo.isIndirect && "Memory output must be indirect operand");
3453
3454         // Add information to the INLINEASM node to know about this output.
3455         unsigned ResOpType = 4/*MEM*/ | (1 << 3);
3456         AsmNodeOperands.push_back(DAG.getTargetConstant(ResOpType, 
3457                                                         TLI.getPointerTy()));
3458         AsmNodeOperands.push_back(OpInfo.CallOperand);
3459         break;
3460       }
3461
3462       // Otherwise, this is a register or register class output.
3463
3464       // Copy the output from the appropriate register.  Find a register that
3465       // we can use.
3466       if (OpInfo.AssignedRegs.Regs.empty()) {
3467         cerr << "Couldn't allocate output reg for contraint '"
3468              << OpInfo.ConstraintCode << "'!\n";
3469         exit(1);
3470       }
3471
3472       if (!OpInfo.isIndirect) {
3473         // This is the result value of the call.
3474         assert(RetValRegs.Regs.empty() &&
3475                "Cannot have multiple output constraints yet!");
3476         assert(I.getType() != Type::VoidTy && "Bad inline asm!");
3477         RetValRegs = OpInfo.AssignedRegs;
3478       } else {
3479         IndirectStoresToEmit.push_back(std::make_pair(OpInfo.AssignedRegs,
3480                                                       OpInfo.CallOperandVal));
3481       }
3482       
3483       // Add information to the INLINEASM node to know that this register is
3484       // set.
3485       OpInfo.AssignedRegs.AddInlineAsmOperands(2 /*REGDEF*/, DAG,
3486                                                AsmNodeOperands);
3487       break;
3488     }
3489     case InlineAsm::isInput: {
3490       SDOperand InOperandVal = OpInfo.CallOperand;
3491       
3492       if (isdigit(OpInfo.ConstraintCode[0])) {    // Matching constraint?
3493         // If this is required to match an output register we have already set,
3494         // just use its register.
3495         unsigned OperandNo = atoi(OpInfo.ConstraintCode.c_str());
3496         
3497         // Scan until we find the definition we already emitted of this operand.
3498         // When we find it, create a RegsForValue operand.
3499         unsigned CurOp = 2;  // The first operand.
3500         for (; OperandNo; --OperandNo) {
3501           // Advance to the next operand.
3502           unsigned NumOps = 
3503             cast<ConstantSDNode>(AsmNodeOperands[CurOp])->getValue();
3504           assert(((NumOps & 7) == 2 /*REGDEF*/ ||
3505                   (NumOps & 7) == 4 /*MEM*/) &&
3506                  "Skipped past definitions?");
3507           CurOp += (NumOps>>3)+1;
3508         }
3509
3510         unsigned NumOps = 
3511           cast<ConstantSDNode>(AsmNodeOperands[CurOp])->getValue();
3512         if ((NumOps & 7) == 2 /*REGDEF*/) {
3513           // Add NumOps>>3 registers to MatchedRegs.
3514           RegsForValue MatchedRegs;
3515           MatchedRegs.ValueVT = InOperandVal.getValueType();
3516           MatchedRegs.RegVT   = AsmNodeOperands[CurOp+1].getValueType();
3517           for (unsigned i = 0, e = NumOps>>3; i != e; ++i) {
3518             unsigned Reg =
3519               cast<RegisterSDNode>(AsmNodeOperands[++CurOp])->getReg();
3520             MatchedRegs.Regs.push_back(Reg);
3521           }
3522         
3523           // Use the produced MatchedRegs object to 
3524           MatchedRegs.getCopyToRegs(InOperandVal, DAG, Chain, Flag,
3525                                     TLI.getPointerTy());
3526           MatchedRegs.AddInlineAsmOperands(1 /*REGUSE*/, DAG, AsmNodeOperands);
3527           break;
3528         } else {
3529           assert((NumOps & 7) == 4/*MEM*/ && "Unknown matching constraint!");
3530           assert(0 && "matching constraints for memory operands unimp");
3531         }
3532       }
3533       
3534       if (OpInfo.ConstraintType == TargetLowering::C_Other) {
3535         assert(!OpInfo.isIndirect && 
3536                "Don't know how to handle indirect other inputs yet!");
3537         
3538         InOperandVal = TLI.isOperandValidForConstraint(InOperandVal,
3539                                                        OpInfo.ConstraintCode[0],
3540                                                        DAG);
3541         if (!InOperandVal.Val) {
3542           cerr << "Invalid operand for inline asm constraint '"
3543                << OpInfo.ConstraintCode << "'!\n";
3544           exit(1);
3545         }
3546         
3547         // Add information to the INLINEASM node to know about this input.
3548         unsigned ResOpType = 3 /*IMM*/ | (1 << 3);
3549         AsmNodeOperands.push_back(DAG.getTargetConstant(ResOpType, 
3550                                                         TLI.getPointerTy()));
3551         AsmNodeOperands.push_back(InOperandVal);
3552         break;
3553       } else if (OpInfo.ConstraintType == TargetLowering::C_Memory) {
3554         assert(OpInfo.isIndirect && "Operand must be indirect to be a mem!");
3555         assert(InOperandVal.getValueType() == TLI.getPointerTy() &&
3556                "Memory operands expect pointer values");
3557                
3558         // Add information to the INLINEASM node to know about this input.
3559         unsigned ResOpType = 4/*MEM*/ | (1 << 3);
3560         AsmNodeOperands.push_back(DAG.getTargetConstant(ResOpType,
3561                                                         TLI.getPointerTy()));
3562         AsmNodeOperands.push_back(InOperandVal);
3563         break;
3564       }
3565         
3566       assert((OpInfo.ConstraintType == TargetLowering::C_RegisterClass ||
3567               OpInfo.ConstraintType == TargetLowering::C_Register) &&
3568              "Unknown constraint type!");
3569       assert(!OpInfo.isIndirect && 
3570              "Don't know how to handle indirect register inputs yet!");
3571
3572       // Copy the input into the appropriate registers.
3573       assert(!OpInfo.AssignedRegs.Regs.empty() &&
3574              "Couldn't allocate input reg!");
3575
3576       OpInfo.AssignedRegs.getCopyToRegs(InOperandVal, DAG, Chain, Flag, 
3577                                         TLI.getPointerTy());
3578       
3579       OpInfo.AssignedRegs.AddInlineAsmOperands(1/*REGUSE*/, DAG,
3580                                                AsmNodeOperands);
3581       break;
3582     }
3583     case InlineAsm::isClobber: {
3584       // Add the clobbered value to the operand list, so that the register
3585       // allocator is aware that the physreg got clobbered.
3586       if (!OpInfo.AssignedRegs.Regs.empty())
3587         OpInfo.AssignedRegs.AddInlineAsmOperands(2/*REGDEF*/, DAG,
3588                                                  AsmNodeOperands);
3589       break;
3590     }
3591     }
3592   }
3593   
3594   // Finish up input operands.
3595   AsmNodeOperands[0] = Chain;
3596   if (Flag.Val) AsmNodeOperands.push_back(Flag);
3597   
3598   Chain = DAG.getNode(ISD::INLINEASM, 
3599                       DAG.getNodeValueTypes(MVT::Other, MVT::Flag), 2,
3600                       &AsmNodeOperands[0], AsmNodeOperands.size());
3601   Flag = Chain.getValue(1);
3602
3603   // If this asm returns a register value, copy the result from that register
3604   // and set it as the value of the call.
3605   if (!RetValRegs.Regs.empty()) {
3606     SDOperand Val = RetValRegs.getCopyFromRegs(DAG, Chain, Flag);
3607     
3608     // If the result of the inline asm is a vector, it may have the wrong
3609     // width/num elts.  Make sure to convert it to the right type with
3610     // vbit_convert.
3611     if (Val.getValueType() == MVT::Vector) {
3612       const VectorType *VTy = cast<VectorType>(I.getType());
3613       unsigned DesiredNumElts = VTy->getNumElements();
3614       MVT::ValueType DesiredEltVT = TLI.getValueType(VTy->getElementType());
3615       
3616       Val = DAG.getNode(ISD::VBIT_CONVERT, MVT::Vector, Val, 
3617                         DAG.getConstant(DesiredNumElts, MVT::i32),
3618                         DAG.getValueType(DesiredEltVT));
3619     }
3620     
3621     setValue(&I, Val);
3622   }
3623   
3624   std::vector<std::pair<SDOperand, Value*> > StoresToEmit;
3625   
3626   // Process indirect outputs, first output all of the flagged copies out of
3627   // physregs.
3628   for (unsigned i = 0, e = IndirectStoresToEmit.size(); i != e; ++i) {
3629     RegsForValue &OutRegs = IndirectStoresToEmit[i].first;
3630     Value *Ptr = IndirectStoresToEmit[i].second;
3631     SDOperand OutVal = OutRegs.getCopyFromRegs(DAG, Chain, Flag);
3632     StoresToEmit.push_back(std::make_pair(OutVal, Ptr));
3633   }
3634   
3635   // Emit the non-flagged stores from the physregs.
3636   SmallVector<SDOperand, 8> OutChains;
3637   for (unsigned i = 0, e = StoresToEmit.size(); i != e; ++i)
3638     OutChains.push_back(DAG.getStore(Chain, StoresToEmit[i].first,
3639                                     getValue(StoresToEmit[i].second),
3640                                     StoresToEmit[i].second, 0));
3641   if (!OutChains.empty())
3642     Chain = DAG.getNode(ISD::TokenFactor, MVT::Other,
3643                         &OutChains[0], OutChains.size());
3644   DAG.setRoot(Chain);
3645 }
3646
3647
3648 void SelectionDAGLowering::visitMalloc(MallocInst &I) {
3649   SDOperand Src = getValue(I.getOperand(0));
3650
3651   MVT::ValueType IntPtr = TLI.getPointerTy();
3652
3653   if (IntPtr < Src.getValueType())
3654     Src = DAG.getNode(ISD::TRUNCATE, IntPtr, Src);
3655   else if (IntPtr > Src.getValueType())
3656     Src = DAG.getNode(ISD::ZERO_EXTEND, IntPtr, Src);
3657
3658   // Scale the source by the type size.
3659   uint64_t ElementSize = TD->getTypeSize(I.getType()->getElementType());
3660   Src = DAG.getNode(ISD::MUL, Src.getValueType(),
3661                     Src, getIntPtrConstant(ElementSize));
3662
3663   TargetLowering::ArgListTy Args;
3664   TargetLowering::ArgListEntry Entry;
3665   Entry.Node = Src;
3666   Entry.Ty = TLI.getTargetData()->getIntPtrType();
3667   Args.push_back(Entry);
3668
3669   std::pair<SDOperand,SDOperand> Result =
3670     TLI.LowerCallTo(getRoot(), I.getType(), false, false, CallingConv::C, true,
3671                     DAG.getExternalSymbol("malloc", IntPtr),
3672                     Args, DAG);
3673   setValue(&I, Result.first);  // Pointers always fit in registers
3674   DAG.setRoot(Result.second);
3675 }
3676
3677 void SelectionDAGLowering::visitFree(FreeInst &I) {
3678   TargetLowering::ArgListTy Args;
3679   TargetLowering::ArgListEntry Entry;
3680   Entry.Node = getValue(I.getOperand(0));
3681   Entry.Ty = TLI.getTargetData()->getIntPtrType();
3682   Args.push_back(Entry);
3683   MVT::ValueType IntPtr = TLI.getPointerTy();
3684   std::pair<SDOperand,SDOperand> Result =
3685     TLI.LowerCallTo(getRoot(), Type::VoidTy, false, false, CallingConv::C, true,
3686                     DAG.getExternalSymbol("free", IntPtr), Args, DAG);
3687   DAG.setRoot(Result.second);
3688 }
3689
3690 // InsertAtEndOfBasicBlock - This method should be implemented by targets that
3691 // mark instructions with the 'usesCustomDAGSchedInserter' flag.  These
3692 // instructions are special in various ways, which require special support to
3693 // insert.  The specified MachineInstr is created but not inserted into any
3694 // basic blocks, and the scheduler passes ownership of it to this method.
3695 MachineBasicBlock *TargetLowering::InsertAtEndOfBasicBlock(MachineInstr *MI,
3696                                                        MachineBasicBlock *MBB) {
3697   cerr << "If a target marks an instruction with "
3698        << "'usesCustomDAGSchedInserter', it must implement "
3699        << "TargetLowering::InsertAtEndOfBasicBlock!\n";
3700   abort();
3701   return 0;  
3702 }
3703
3704 void SelectionDAGLowering::visitVAStart(CallInst &I) {
3705   DAG.setRoot(DAG.getNode(ISD::VASTART, MVT::Other, getRoot(), 
3706                           getValue(I.getOperand(1)), 
3707                           DAG.getSrcValue(I.getOperand(1))));
3708 }
3709
3710 void SelectionDAGLowering::visitVAArg(VAArgInst &I) {
3711   SDOperand V = DAG.getVAArg(TLI.getValueType(I.getType()), getRoot(),
3712                              getValue(I.getOperand(0)),
3713                              DAG.getSrcValue(I.getOperand(0)));
3714   setValue(&I, V);
3715   DAG.setRoot(V.getValue(1));
3716 }
3717
3718 void SelectionDAGLowering::visitVAEnd(CallInst &I) {
3719   DAG.setRoot(DAG.getNode(ISD::VAEND, MVT::Other, getRoot(),
3720                           getValue(I.getOperand(1)), 
3721                           DAG.getSrcValue(I.getOperand(1))));
3722 }
3723
3724 void SelectionDAGLowering::visitVACopy(CallInst &I) {
3725   DAG.setRoot(DAG.getNode(ISD::VACOPY, MVT::Other, getRoot(), 
3726                           getValue(I.getOperand(1)), 
3727                           getValue(I.getOperand(2)),
3728                           DAG.getSrcValue(I.getOperand(1)),
3729                           DAG.getSrcValue(I.getOperand(2))));
3730 }
3731
3732 /// ExpandScalarFormalArgs - Recursively expand the formal_argument node, either
3733 /// bit_convert it or join a pair of them with a BUILD_PAIR when appropriate.
3734 static SDOperand ExpandScalarFormalArgs(MVT::ValueType VT, SDNode *Arg,
3735                                         unsigned &i, SelectionDAG &DAG,
3736                                         TargetLowering &TLI) {
3737   if (TLI.getTypeAction(VT) != TargetLowering::Expand)
3738     return SDOperand(Arg, i++);
3739
3740   MVT::ValueType EVT = TLI.getTypeToTransformTo(VT);
3741   unsigned NumVals = MVT::getSizeInBits(VT) / MVT::getSizeInBits(EVT);
3742   if (NumVals == 1) {
3743     return DAG.getNode(ISD::BIT_CONVERT, VT,
3744                        ExpandScalarFormalArgs(EVT, Arg, i, DAG, TLI));
3745   } else if (NumVals == 2) {
3746     SDOperand Lo = ExpandScalarFormalArgs(EVT, Arg, i, DAG, TLI);
3747     SDOperand Hi = ExpandScalarFormalArgs(EVT, Arg, i, DAG, TLI);
3748     if (!TLI.isLittleEndian())
3749       std::swap(Lo, Hi);
3750     return DAG.getNode(ISD::BUILD_PAIR, VT, Lo, Hi);
3751   } else {
3752     // Value scalarized into many values.  Unimp for now.
3753     assert(0 && "Cannot expand i64 -> i16 yet!");
3754   }
3755   return SDOperand();
3756 }
3757
3758 /// TargetLowering::LowerArguments - This is the default LowerArguments
3759 /// implementation, which just inserts a FORMAL_ARGUMENTS node.  FIXME: When all
3760 /// targets are migrated to using FORMAL_ARGUMENTS, this hook should be 
3761 /// integrated into SDISel.
3762 std::vector<SDOperand> 
3763 TargetLowering::LowerArguments(Function &F, SelectionDAG &DAG) {
3764   const FunctionType *FTy = F.getFunctionType();
3765   const ParamAttrsList *Attrs = FTy->getParamAttrs();
3766   // Add CC# and isVararg as operands to the FORMAL_ARGUMENTS node.
3767   std::vector<SDOperand> Ops;
3768   Ops.push_back(DAG.getRoot());
3769   Ops.push_back(DAG.getConstant(F.getCallingConv(), getPointerTy()));
3770   Ops.push_back(DAG.getConstant(F.isVarArg(), getPointerTy()));
3771
3772   // Add one result value for each formal argument.
3773   std::vector<MVT::ValueType> RetVals;
3774   unsigned j = 1;
3775   for (Function::arg_iterator I = F.arg_begin(), E = F.arg_end();
3776        I != E; ++I, ++j) {
3777     MVT::ValueType VT = getValueType(I->getType());
3778     unsigned Flags = ISD::ParamFlags::NoFlagSet;
3779     unsigned OriginalAlignment =
3780       getTargetData()->getABITypeAlignment(I->getType());
3781
3782     // FIXME: Distinguish between a formal with no [sz]ext attribute from one
3783     // that is zero extended!
3784     if (Attrs && Attrs->paramHasAttr(j, ParamAttr::ZExt))
3785       Flags &= ~(ISD::ParamFlags::SExt);
3786     if (Attrs && Attrs->paramHasAttr(j, ParamAttr::SExt))
3787       Flags |= ISD::ParamFlags::SExt;
3788     if (Attrs && Attrs->paramHasAttr(j, ParamAttr::InReg))
3789       Flags |= ISD::ParamFlags::InReg;
3790     if (Attrs && Attrs->paramHasAttr(j, ParamAttr::StructRet))
3791       Flags |= ISD::ParamFlags::StructReturn;
3792     Flags |= (OriginalAlignment << ISD::ParamFlags::OrigAlignmentOffs);
3793     
3794     switch (getTypeAction(VT)) {
3795     default: assert(0 && "Unknown type action!");
3796     case Legal: 
3797       RetVals.push_back(VT);
3798       Ops.push_back(DAG.getConstant(Flags, MVT::i32));
3799       break;
3800     case Promote:
3801       RetVals.push_back(getTypeToTransformTo(VT));
3802       Ops.push_back(DAG.getConstant(Flags, MVT::i32));
3803       break;
3804     case Expand:
3805       if (VT != MVT::Vector) {
3806         // If this is a large integer, it needs to be broken up into small
3807         // integers.  Figure out what the destination type is and how many small
3808         // integers it turns into.
3809         MVT::ValueType NVT = getTypeToExpandTo(VT);
3810         unsigned NumVals = getNumElements(VT);
3811         for (unsigned i = 0; i != NumVals; ++i) {
3812           RetVals.push_back(NVT);
3813           // if it isn't first piece, alignment must be 1
3814           if (i > 0)
3815             Flags = (Flags & (~ISD::ParamFlags::OrigAlignment)) |
3816               (1 << ISD::ParamFlags::OrigAlignmentOffs);
3817           Ops.push_back(DAG.getConstant(Flags, MVT::i32));
3818         }
3819       } else {
3820         // Otherwise, this is a vector type.  We only support legal vectors
3821         // right now.
3822         unsigned NumElems = cast<VectorType>(I->getType())->getNumElements();
3823         const Type *EltTy = cast<VectorType>(I->getType())->getElementType();
3824
3825         // Figure out if there is a Packed type corresponding to this Vector
3826         // type.  If so, convert to the vector type.
3827         MVT::ValueType TVT = MVT::getVectorType(getValueType(EltTy), NumElems);
3828         if (TVT != MVT::Other && isTypeLegal(TVT)) {
3829           RetVals.push_back(TVT);
3830           Ops.push_back(DAG.getConstant(Flags, MVT::i32));
3831         } else {
3832           assert(0 && "Don't support illegal by-val vector arguments yet!");
3833         }
3834       }
3835       break;
3836     }
3837   }
3838
3839   RetVals.push_back(MVT::Other);
3840   
3841   // Create the node.
3842   SDNode *Result = DAG.getNode(ISD::FORMAL_ARGUMENTS,
3843                                DAG.getNodeValueTypes(RetVals), RetVals.size(),
3844                                &Ops[0], Ops.size()).Val;
3845   
3846   DAG.setRoot(SDOperand(Result, Result->getNumValues()-1));
3847
3848   // Set up the return result vector.
3849   Ops.clear();
3850   unsigned i = 0;
3851   unsigned Idx = 1;
3852   for (Function::arg_iterator I = F.arg_begin(), E = F.arg_end(); I != E; 
3853       ++I, ++Idx) {
3854     MVT::ValueType VT = getValueType(I->getType());
3855     
3856     switch (getTypeAction(VT)) {
3857     default: assert(0 && "Unknown type action!");
3858     case Legal: 
3859       Ops.push_back(SDOperand(Result, i++));
3860       break;
3861     case Promote: {
3862       SDOperand Op(Result, i++);
3863       if (MVT::isInteger(VT)) {
3864         if (Attrs && Attrs->paramHasAttr(Idx, ParamAttr::SExt))
3865           Op = DAG.getNode(ISD::AssertSext, Op.getValueType(), Op,
3866                            DAG.getValueType(VT));
3867         else if (Attrs && Attrs->paramHasAttr(Idx, ParamAttr::ZExt))
3868           Op = DAG.getNode(ISD::AssertZext, Op.getValueType(), Op,
3869                            DAG.getValueType(VT));
3870         Op = DAG.getNode(ISD::TRUNCATE, VT, Op);
3871       } else {
3872         assert(MVT::isFloatingPoint(VT) && "Not int or FP?");
3873         Op = DAG.getNode(ISD::FP_ROUND, VT, Op);
3874       }
3875       Ops.push_back(Op);
3876       break;
3877     }
3878     case Expand:
3879       if (VT != MVT::Vector) {
3880         // If this is a large integer or a floating point node that needs to be
3881         // expanded, it needs to be reassembled from small integers.  Figure out
3882         // what the source elt type is and how many small integers it is.
3883         Ops.push_back(ExpandScalarFormalArgs(VT, Result, i, DAG, *this));
3884       } else {
3885         // Otherwise, this is a vector type.  We only support legal vectors
3886         // right now.
3887         const VectorType *PTy = cast<VectorType>(I->getType());
3888         unsigned NumElems = PTy->getNumElements();
3889         const Type *EltTy = PTy->getElementType();
3890
3891         // Figure out if there is a Packed type corresponding to this Vector
3892         // type.  If so, convert to the vector type.
3893         MVT::ValueType TVT = MVT::getVectorType(getValueType(EltTy), NumElems);
3894         if (TVT != MVT::Other && isTypeLegal(TVT)) {
3895           SDOperand N = SDOperand(Result, i++);
3896           // Handle copies from generic vectors to registers.
3897           N = DAG.getNode(ISD::VBIT_CONVERT, MVT::Vector, N,
3898                           DAG.getConstant(NumElems, MVT::i32), 
3899                           DAG.getValueType(getValueType(EltTy)));
3900           Ops.push_back(N);
3901         } else {
3902           assert(0 && "Don't support illegal by-val vector arguments yet!");
3903           abort();
3904         }
3905       }
3906       break;
3907     }
3908   }
3909   return Ops;
3910 }
3911
3912
3913 /// ExpandScalarCallArgs - Recursively expand call argument node by
3914 /// bit_converting it or extract a pair of elements from the larger  node.
3915 static void ExpandScalarCallArgs(MVT::ValueType VT, SDOperand Arg,
3916                                  unsigned Flags,
3917                                  SmallVector<SDOperand, 32> &Ops,
3918                                  SelectionDAG &DAG,
3919                                  TargetLowering &TLI,
3920                                  bool isFirst = true) {
3921
3922   if (TLI.getTypeAction(VT) != TargetLowering::Expand) {
3923     // if it isn't first piece, alignment must be 1
3924     if (!isFirst)
3925       Flags = (Flags & (~ISD::ParamFlags::OrigAlignment)) |
3926         (1 << ISD::ParamFlags::OrigAlignmentOffs);
3927     Ops.push_back(Arg);
3928     Ops.push_back(DAG.getConstant(Flags, MVT::i32));
3929     return;
3930   }
3931
3932   MVT::ValueType EVT = TLI.getTypeToTransformTo(VT);
3933   unsigned NumVals = MVT::getSizeInBits(VT) / MVT::getSizeInBits(EVT);
3934   if (NumVals == 1) {
3935     Arg = DAG.getNode(ISD::BIT_CONVERT, EVT, Arg);
3936     ExpandScalarCallArgs(EVT, Arg, Flags, Ops, DAG, TLI, isFirst);
3937   } else if (NumVals == 2) {
3938     SDOperand Lo = DAG.getNode(ISD::EXTRACT_ELEMENT, EVT, Arg,
3939                                DAG.getConstant(0, TLI.getPointerTy()));
3940     SDOperand Hi = DAG.getNode(ISD::EXTRACT_ELEMENT, EVT, Arg,
3941                                DAG.getConstant(1, TLI.getPointerTy()));
3942     if (!TLI.isLittleEndian())
3943       std::swap(Lo, Hi);
3944     ExpandScalarCallArgs(EVT, Lo, Flags, Ops, DAG, TLI, isFirst);
3945     ExpandScalarCallArgs(EVT, Hi, Flags, Ops, DAG, TLI, false);
3946   } else {
3947     // Value scalarized into many values.  Unimp for now.
3948     assert(0 && "Cannot expand i64 -> i16 yet!");
3949   }
3950 }
3951
3952 /// TargetLowering::LowerCallTo - This is the default LowerCallTo
3953 /// implementation, which just inserts an ISD::CALL node, which is later custom
3954 /// lowered by the target to something concrete.  FIXME: When all targets are
3955 /// migrated to using ISD::CALL, this hook should be integrated into SDISel.
3956 std::pair<SDOperand, SDOperand>
3957 TargetLowering::LowerCallTo(SDOperand Chain, const Type *RetTy, 
3958                             bool RetTyIsSigned, bool isVarArg,
3959                             unsigned CallingConv, bool isTailCall, 
3960                             SDOperand Callee,
3961                             ArgListTy &Args, SelectionDAG &DAG) {
3962   SmallVector<SDOperand, 32> Ops;
3963   Ops.push_back(Chain);   // Op#0 - Chain
3964   Ops.push_back(DAG.getConstant(CallingConv, getPointerTy())); // Op#1 - CC
3965   Ops.push_back(DAG.getConstant(isVarArg, getPointerTy()));    // Op#2 - VarArg
3966   Ops.push_back(DAG.getConstant(isTailCall, getPointerTy()));  // Op#3 - Tail
3967   Ops.push_back(Callee);
3968   
3969   // Handle all of the outgoing arguments.
3970   for (unsigned i = 0, e = Args.size(); i != e; ++i) {
3971     MVT::ValueType VT = getValueType(Args[i].Ty);
3972     SDOperand Op = Args[i].Node;
3973     unsigned Flags = ISD::ParamFlags::NoFlagSet;
3974     unsigned OriginalAlignment =
3975       getTargetData()->getABITypeAlignment(Args[i].Ty);
3976     
3977     if (Args[i].isSExt)
3978       Flags |= ISD::ParamFlags::SExt;
3979     if (Args[i].isZExt)
3980       Flags |= ISD::ParamFlags::ZExt;
3981     if (Args[i].isInReg)
3982       Flags |= ISD::ParamFlags::InReg;
3983     if (Args[i].isSRet)
3984       Flags |= ISD::ParamFlags::StructReturn;
3985     Flags |= OriginalAlignment << ISD::ParamFlags::OrigAlignmentOffs;
3986     
3987     switch (getTypeAction(VT)) {
3988     default: assert(0 && "Unknown type action!");
3989     case Legal:
3990       Ops.push_back(Op);
3991       Ops.push_back(DAG.getConstant(Flags, MVT::i32));
3992       break;
3993     case Promote:
3994       if (MVT::isInteger(VT)) {
3995         unsigned ExtOp;
3996         if (Args[i].isSExt)
3997           ExtOp = ISD::SIGN_EXTEND;
3998         else if (Args[i].isZExt)
3999           ExtOp = ISD::ZERO_EXTEND;
4000         else
4001           ExtOp = ISD::ANY_EXTEND;
4002         Op = DAG.getNode(ExtOp, getTypeToTransformTo(VT), Op);
4003       } else {
4004         assert(MVT::isFloatingPoint(VT) && "Not int or FP?");
4005         Op = DAG.getNode(ISD::FP_EXTEND, getTypeToTransformTo(VT), Op);
4006       }
4007       Ops.push_back(Op);
4008       Ops.push_back(DAG.getConstant(Flags, MVT::i32));
4009       break;
4010     case Expand:
4011       if (VT != MVT::Vector) {
4012         // If this is a large integer, it needs to be broken down into small
4013         // integers.  Figure out what the source elt type is and how many small
4014         // integers it is.
4015         ExpandScalarCallArgs(VT, Op, Flags, Ops, DAG, *this);
4016       } else {
4017         // Otherwise, this is a vector type.  We only support legal vectors
4018         // right now.
4019         const VectorType *PTy = cast<VectorType>(Args[i].Ty);
4020         unsigned NumElems = PTy->getNumElements();
4021         const Type *EltTy = PTy->getElementType();
4022         
4023         // Figure out if there is a Packed type corresponding to this Vector
4024         // type.  If so, convert to the vector type.
4025         MVT::ValueType TVT = MVT::getVectorType(getValueType(EltTy), NumElems);
4026         if (TVT != MVT::Other && isTypeLegal(TVT)) {
4027           // Insert a VBIT_CONVERT of the MVT::Vector type to the vector type.
4028           Op = DAG.getNode(ISD::VBIT_CONVERT, TVT, Op);
4029           Ops.push_back(Op);
4030           Ops.push_back(DAG.getConstant(Flags, MVT::i32));
4031         } else {
4032           assert(0 && "Don't support illegal by-val vector call args yet!");
4033           abort();
4034         }
4035       }
4036       break;
4037     }
4038   }
4039   
4040   // Figure out the result value types.
4041   SmallVector<MVT::ValueType, 4> RetTys;
4042
4043   if (RetTy != Type::VoidTy) {
4044     MVT::ValueType VT = getValueType(RetTy);
4045     switch (getTypeAction(VT)) {
4046     default: assert(0 && "Unknown type action!");
4047     case Legal:
4048       RetTys.push_back(VT);
4049       break;
4050     case Promote:
4051       RetTys.push_back(getTypeToTransformTo(VT));
4052       break;
4053     case Expand:
4054       if (VT != MVT::Vector) {
4055         // If this is a large integer, it needs to be reassembled from small
4056         // integers.  Figure out what the source elt type is and how many small
4057         // integers it is.
4058         MVT::ValueType NVT = getTypeToExpandTo(VT);
4059         unsigned NumVals = getNumElements(VT);
4060         for (unsigned i = 0; i != NumVals; ++i)
4061           RetTys.push_back(NVT);
4062       } else {
4063         // Otherwise, this is a vector type.  We only support legal vectors
4064         // right now.
4065         const VectorType *PTy = cast<VectorType>(RetTy);
4066         unsigned NumElems = PTy->getNumElements();
4067         const Type *EltTy = PTy->getElementType();
4068         
4069         // Figure out if there is a Packed type corresponding to this Vector
4070         // type.  If so, convert to the vector type.
4071         MVT::ValueType TVT = MVT::getVectorType(getValueType(EltTy), NumElems);
4072         if (TVT != MVT::Other && isTypeLegal(TVT)) {
4073           RetTys.push_back(TVT);
4074         } else {
4075           assert(0 && "Don't support illegal by-val vector call results yet!");
4076           abort();
4077         }
4078       }
4079     }    
4080   }
4081   
4082   RetTys.push_back(MVT::Other);  // Always has a chain.
4083   
4084   // Finally, create the CALL node.
4085   SDOperand Res = DAG.getNode(ISD::CALL,
4086                               DAG.getVTList(&RetTys[0], RetTys.size()),
4087                               &Ops[0], Ops.size());
4088   
4089   // This returns a pair of operands.  The first element is the
4090   // return value for the function (if RetTy is not VoidTy).  The second
4091   // element is the outgoing token chain.
4092   SDOperand ResVal;
4093   if (RetTys.size() != 1) {
4094     MVT::ValueType VT = getValueType(RetTy);
4095     if (RetTys.size() == 2) {
4096       ResVal = Res;
4097       
4098       // If this value was promoted, truncate it down.
4099       if (ResVal.getValueType() != VT) {
4100         if (VT == MVT::Vector) {
4101           // Insert a VBIT_CONVERT to convert from the packed result type to the
4102           // MVT::Vector type.
4103           unsigned NumElems = cast<VectorType>(RetTy)->getNumElements();
4104           const Type *EltTy = cast<VectorType>(RetTy)->getElementType();
4105           
4106           // Figure out if there is a Packed type corresponding to this Vector
4107           // type.  If so, convert to the vector type.
4108           MVT::ValueType TVT = MVT::getVectorType(getValueType(EltTy),NumElems);
4109           if (TVT != MVT::Other && isTypeLegal(TVT)) {
4110             // Insert a VBIT_CONVERT of the FORMAL_ARGUMENTS to a
4111             // "N x PTyElementVT" MVT::Vector type.
4112             ResVal = DAG.getNode(ISD::VBIT_CONVERT, MVT::Vector, ResVal,
4113                                  DAG.getConstant(NumElems, MVT::i32), 
4114                                  DAG.getValueType(getValueType(EltTy)));
4115           } else {
4116             abort();
4117           }
4118         } else if (MVT::isInteger(VT)) {
4119           unsigned AssertOp = ISD::AssertSext;
4120           if (!RetTyIsSigned)
4121             AssertOp = ISD::AssertZext;
4122           ResVal = DAG.getNode(AssertOp, ResVal.getValueType(), ResVal, 
4123                                DAG.getValueType(VT));
4124           ResVal = DAG.getNode(ISD::TRUNCATE, VT, ResVal);
4125         } else {
4126           assert(MVT::isFloatingPoint(VT));
4127           if (getTypeAction(VT) == Expand)
4128             ResVal = DAG.getNode(ISD::BIT_CONVERT, VT, ResVal);
4129           else
4130             ResVal = DAG.getNode(ISD::FP_ROUND, VT, ResVal);
4131         }
4132       }
4133     } else if (RetTys.size() == 3) {
4134       ResVal = DAG.getNode(ISD::BUILD_PAIR, VT, 
4135                            Res.getValue(0), Res.getValue(1));
4136       
4137     } else {
4138       assert(0 && "Case not handled yet!");
4139     }
4140   }
4141   
4142   return std::make_pair(ResVal, Res.getValue(Res.Val->getNumValues()-1));
4143 }
4144
4145 SDOperand TargetLowering::LowerOperation(SDOperand Op, SelectionDAG &DAG) {
4146   assert(0 && "LowerOperation not implemented for this target!");
4147   abort();
4148   return SDOperand();
4149 }
4150
4151 SDOperand TargetLowering::CustomPromoteOperation(SDOperand Op,
4152                                                  SelectionDAG &DAG) {
4153   assert(0 && "CustomPromoteOperation not implemented for this target!");
4154   abort();
4155   return SDOperand();
4156 }
4157
4158 /// getMemsetValue - Vectorized representation of the memset value
4159 /// operand.
4160 static SDOperand getMemsetValue(SDOperand Value, MVT::ValueType VT,
4161                                 SelectionDAG &DAG) {
4162   MVT::ValueType CurVT = VT;
4163   if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Value)) {
4164     uint64_t Val   = C->getValue() & 255;
4165     unsigned Shift = 8;
4166     while (CurVT != MVT::i8) {
4167       Val = (Val << Shift) | Val;
4168       Shift <<= 1;
4169       CurVT = (MVT::ValueType)((unsigned)CurVT - 1);
4170     }
4171     return DAG.getConstant(Val, VT);
4172   } else {
4173     Value = DAG.getNode(ISD::ZERO_EXTEND, VT, Value);
4174     unsigned Shift = 8;
4175     while (CurVT != MVT::i8) {
4176       Value =
4177         DAG.getNode(ISD::OR, VT,
4178                     DAG.getNode(ISD::SHL, VT, Value,
4179                                 DAG.getConstant(Shift, MVT::i8)), Value);
4180       Shift <<= 1;
4181       CurVT = (MVT::ValueType)((unsigned)CurVT - 1);
4182     }
4183
4184     return Value;
4185   }
4186 }
4187
4188 /// getMemsetStringVal - Similar to getMemsetValue. Except this is only
4189 /// used when a memcpy is turned into a memset when the source is a constant
4190 /// string ptr.
4191 static SDOperand getMemsetStringVal(MVT::ValueType VT,
4192                                     SelectionDAG &DAG, TargetLowering &TLI,
4193                                     std::string &Str, unsigned Offset) {
4194   uint64_t Val = 0;
4195   unsigned MSB = MVT::getSizeInBits(VT) / 8;
4196   if (TLI.isLittleEndian())
4197     Offset = Offset + MSB - 1;
4198   for (unsigned i = 0; i != MSB; ++i) {
4199     Val = (Val << 8) | (unsigned char)Str[Offset];
4200     Offset += TLI.isLittleEndian() ? -1 : 1;
4201   }
4202   return DAG.getConstant(Val, VT);
4203 }
4204
4205 /// getMemBasePlusOffset - Returns base and offset node for the 
4206 static SDOperand getMemBasePlusOffset(SDOperand Base, unsigned Offset,
4207                                       SelectionDAG &DAG, TargetLowering &TLI) {
4208   MVT::ValueType VT = Base.getValueType();
4209   return DAG.getNode(ISD::ADD, VT, Base, DAG.getConstant(Offset, VT));
4210 }
4211
4212 /// MeetsMaxMemopRequirement - Determines if the number of memory ops required
4213 /// to replace the memset / memcpy is below the threshold. It also returns the
4214 /// types of the sequence of  memory ops to perform memset / memcpy.
4215 static bool MeetsMaxMemopRequirement(std::vector<MVT::ValueType> &MemOps,
4216                                      unsigned Limit, uint64_t Size,
4217                                      unsigned Align, TargetLowering &TLI) {
4218   MVT::ValueType VT;
4219
4220   if (TLI.allowsUnalignedMemoryAccesses()) {
4221     VT = MVT::i64;
4222   } else {
4223     switch (Align & 7) {
4224     case 0:
4225       VT = MVT::i64;
4226       break;
4227     case 4:
4228       VT = MVT::i32;
4229       break;
4230     case 2:
4231       VT = MVT::i16;
4232       break;
4233     default:
4234       VT = MVT::i8;
4235       break;
4236     }
4237   }
4238
4239   MVT::ValueType LVT = MVT::i64;
4240   while (!TLI.isTypeLegal(LVT))
4241     LVT = (MVT::ValueType)((unsigned)LVT - 1);
4242   assert(MVT::isInteger(LVT));
4243
4244   if (VT > LVT)
4245     VT = LVT;
4246
4247   unsigned NumMemOps = 0;
4248   while (Size != 0) {
4249     unsigned VTSize = MVT::getSizeInBits(VT) / 8;
4250     while (VTSize > Size) {
4251       VT = (MVT::ValueType)((unsigned)VT - 1);
4252       VTSize >>= 1;
4253     }
4254     assert(MVT::isInteger(VT));
4255
4256     if (++NumMemOps > Limit)
4257       return false;
4258     MemOps.push_back(VT);
4259     Size -= VTSize;
4260   }
4261
4262   return true;
4263 }
4264
4265 void SelectionDAGLowering::visitMemIntrinsic(CallInst &I, unsigned Op) {
4266   SDOperand Op1 = getValue(I.getOperand(1));
4267   SDOperand Op2 = getValue(I.getOperand(2));
4268   SDOperand Op3 = getValue(I.getOperand(3));
4269   SDOperand Op4 = getValue(I.getOperand(4));
4270   unsigned Align = (unsigned)cast<ConstantSDNode>(Op4)->getValue();
4271   if (Align == 0) Align = 1;
4272
4273   if (ConstantSDNode *Size = dyn_cast<ConstantSDNode>(Op3)) {
4274     std::vector<MVT::ValueType> MemOps;
4275
4276     // Expand memset / memcpy to a series of load / store ops
4277     // if the size operand falls below a certain threshold.
4278     SmallVector<SDOperand, 8> OutChains;
4279     switch (Op) {
4280     default: break;  // Do nothing for now.
4281     case ISD::MEMSET: {
4282       if (MeetsMaxMemopRequirement(MemOps, TLI.getMaxStoresPerMemset(),
4283                                    Size->getValue(), Align, TLI)) {
4284         unsigned NumMemOps = MemOps.size();
4285         unsigned Offset = 0;
4286         for (unsigned i = 0; i < NumMemOps; i++) {
4287           MVT::ValueType VT = MemOps[i];
4288           unsigned VTSize = MVT::getSizeInBits(VT) / 8;
4289           SDOperand Value = getMemsetValue(Op2, VT, DAG);
4290           SDOperand Store = DAG.getStore(getRoot(), Value,
4291                                     getMemBasePlusOffset(Op1, Offset, DAG, TLI),
4292                                          I.getOperand(1), Offset);
4293           OutChains.push_back(Store);
4294           Offset += VTSize;
4295         }
4296       }
4297       break;
4298     }
4299     case ISD::MEMCPY: {
4300       if (MeetsMaxMemopRequirement(MemOps, TLI.getMaxStoresPerMemcpy(),
4301                                    Size->getValue(), Align, TLI)) {
4302         unsigned NumMemOps = MemOps.size();
4303         unsigned SrcOff = 0, DstOff = 0, SrcDelta = 0;
4304         GlobalAddressSDNode *G = NULL;
4305         std::string Str;
4306         bool CopyFromStr = false;
4307
4308         if (Op2.getOpcode() == ISD::GlobalAddress)
4309           G = cast<GlobalAddressSDNode>(Op2);
4310         else if (Op2.getOpcode() == ISD::ADD &&
4311                  Op2.getOperand(0).getOpcode() == ISD::GlobalAddress &&
4312                  Op2.getOperand(1).getOpcode() == ISD::Constant) {
4313           G = cast<GlobalAddressSDNode>(Op2.getOperand(0));
4314           SrcDelta = cast<ConstantSDNode>(Op2.getOperand(1))->getValue();
4315         }
4316         if (G) {
4317           GlobalVariable *GV = dyn_cast<GlobalVariable>(G->getGlobal());
4318           if (GV && GV->isConstant()) {
4319             Str = GV->getStringValue(false);
4320             if (!Str.empty()) {
4321               CopyFromStr = true;
4322               SrcOff += SrcDelta;
4323             }
4324           }
4325         }
4326
4327         for (unsigned i = 0; i < NumMemOps; i++) {
4328           MVT::ValueType VT = MemOps[i];
4329           unsigned VTSize = MVT::getSizeInBits(VT) / 8;
4330           SDOperand Value, Chain, Store;
4331
4332           if (CopyFromStr) {
4333             Value = getMemsetStringVal(VT, DAG, TLI, Str, SrcOff);
4334             Chain = getRoot();
4335             Store =
4336               DAG.getStore(Chain, Value,
4337                            getMemBasePlusOffset(Op1, DstOff, DAG, TLI),
4338                            I.getOperand(1), DstOff);
4339           } else {
4340             Value = DAG.getLoad(VT, getRoot(),
4341                         getMemBasePlusOffset(Op2, SrcOff, DAG, TLI),
4342                         I.getOperand(2), SrcOff);
4343             Chain = Value.getValue(1);
4344             Store =
4345               DAG.getStore(Chain, Value,
4346                            getMemBasePlusOffset(Op1, DstOff, DAG, TLI),
4347                            I.getOperand(1), DstOff);
4348           }
4349           OutChains.push_back(Store);
4350           SrcOff += VTSize;
4351           DstOff += VTSize;
4352         }
4353       }
4354       break;
4355     }
4356     }
4357
4358     if (!OutChains.empty()) {
4359       DAG.setRoot(DAG.getNode(ISD::TokenFactor, MVT::Other,
4360                   &OutChains[0], OutChains.size()));
4361       return;
4362     }
4363   }
4364
4365   DAG.setRoot(DAG.getNode(Op, MVT::Other, getRoot(), Op1, Op2, Op3, Op4));
4366 }
4367
4368 //===----------------------------------------------------------------------===//
4369 // SelectionDAGISel code
4370 //===----------------------------------------------------------------------===//
4371
4372 unsigned SelectionDAGISel::MakeReg(MVT::ValueType VT) {
4373   return RegMap->createVirtualRegister(TLI.getRegClassFor(VT));
4374 }
4375
4376 void SelectionDAGISel::getAnalysisUsage(AnalysisUsage &AU) const {
4377   AU.addRequired<AliasAnalysis>();
4378   AU.setPreservesAll();
4379 }
4380
4381
4382
4383 bool SelectionDAGISel::runOnFunction(Function &Fn) {
4384   MachineFunction &MF = MachineFunction::construct(&Fn, TLI.getTargetMachine());
4385   RegMap = MF.getSSARegMap();
4386   DOUT << "\n\n\n=== " << Fn.getName() << "\n";
4387
4388   FunctionLoweringInfo FuncInfo(TLI, Fn, MF);
4389
4390   for (Function::iterator I = Fn.begin(), E = Fn.end(); I != E; ++I)
4391     SelectBasicBlock(I, MF, FuncInfo);
4392
4393   // Add function live-ins to entry block live-in set.
4394   BasicBlock *EntryBB = &Fn.getEntryBlock();
4395   BB = FuncInfo.MBBMap[EntryBB];
4396   if (!MF.livein_empty())
4397     for (MachineFunction::livein_iterator I = MF.livein_begin(),
4398            E = MF.livein_end(); I != E; ++I)
4399       BB->addLiveIn(I->first);
4400
4401   return true;
4402 }
4403
4404 SDOperand SelectionDAGLowering::CopyValueToVirtualRegister(Value *V, 
4405                                                            unsigned Reg) {
4406   SDOperand Op = getValue(V);
4407   assert((Op.getOpcode() != ISD::CopyFromReg ||
4408           cast<RegisterSDNode>(Op.getOperand(1))->getReg() != Reg) &&
4409          "Copy from a reg to the same reg!");
4410   
4411   // If this type is not legal, we must make sure to not create an invalid
4412   // register use.
4413   MVT::ValueType SrcVT = Op.getValueType();
4414   MVT::ValueType DestVT = TLI.getTypeToTransformTo(SrcVT);
4415   if (SrcVT == DestVT) {
4416     return DAG.getCopyToReg(getRoot(), Reg, Op);
4417   } else if (SrcVT == MVT::Vector) {
4418     // Handle copies from generic vectors to registers.
4419     MVT::ValueType PTyElementVT, PTyLegalElementVT;
4420     unsigned NE = TLI.getVectorTypeBreakdown(cast<VectorType>(V->getType()),
4421                                              PTyElementVT, PTyLegalElementVT);
4422     
4423     // Insert a VBIT_CONVERT of the input vector to a "N x PTyElementVT" 
4424     // MVT::Vector type.
4425     Op = DAG.getNode(ISD::VBIT_CONVERT, MVT::Vector, Op,
4426                      DAG.getConstant(NE, MVT::i32), 
4427                      DAG.getValueType(PTyElementVT));
4428
4429     // Loop over all of the elements of the resultant vector,
4430     // VEXTRACT_VECTOR_ELT'ing them, converting them to PTyLegalElementVT, then
4431     // copying them into output registers.
4432     SmallVector<SDOperand, 8> OutChains;
4433     SDOperand Root = getRoot();
4434     for (unsigned i = 0; i != NE; ++i) {
4435       SDOperand Elt = DAG.getNode(ISD::VEXTRACT_VECTOR_ELT, PTyElementVT,
4436                                   Op, DAG.getConstant(i, TLI.getPointerTy()));
4437       if (PTyElementVT == PTyLegalElementVT) {
4438         // Elements are legal.
4439         OutChains.push_back(DAG.getCopyToReg(Root, Reg++, Elt));
4440       } else if (PTyLegalElementVT > PTyElementVT) {
4441         // Elements are promoted.
4442         if (MVT::isFloatingPoint(PTyLegalElementVT))
4443           Elt = DAG.getNode(ISD::FP_EXTEND, PTyLegalElementVT, Elt);
4444         else
4445           Elt = DAG.getNode(ISD::ANY_EXTEND, PTyLegalElementVT, Elt);
4446         OutChains.push_back(DAG.getCopyToReg(Root, Reg++, Elt));
4447       } else {
4448         // Elements are expanded.
4449         // The src value is expanded into multiple registers.
4450         SDOperand Lo = DAG.getNode(ISD::EXTRACT_ELEMENT, PTyLegalElementVT,
4451                                    Elt, DAG.getConstant(0, TLI.getPointerTy()));
4452         SDOperand Hi = DAG.getNode(ISD::EXTRACT_ELEMENT, PTyLegalElementVT,
4453                                    Elt, DAG.getConstant(1, TLI.getPointerTy()));
4454         OutChains.push_back(DAG.getCopyToReg(Root, Reg++, Lo));
4455         OutChains.push_back(DAG.getCopyToReg(Root, Reg++, Hi));
4456       }
4457     }
4458     return DAG.getNode(ISD::TokenFactor, MVT::Other,
4459                        &OutChains[0], OutChains.size());
4460   } else if (TLI.getTypeAction(SrcVT) == TargetLowering::Promote) {
4461     // The src value is promoted to the register.
4462     if (MVT::isFloatingPoint(SrcVT))
4463       Op = DAG.getNode(ISD::FP_EXTEND, DestVT, Op);
4464     else
4465       Op = DAG.getNode(ISD::ANY_EXTEND, DestVT, Op);
4466     return DAG.getCopyToReg(getRoot(), Reg, Op);
4467   } else  {
4468     DestVT = TLI.getTypeToExpandTo(SrcVT);
4469     unsigned NumVals = TLI.getNumElements(SrcVT);
4470     if (NumVals == 1)
4471       return DAG.getCopyToReg(getRoot(), Reg,
4472                               DAG.getNode(ISD::BIT_CONVERT, DestVT, Op));
4473     assert(NumVals == 2 && "1 to 4 (and more) expansion not implemented!");
4474     // The src value is expanded into multiple registers.
4475     SDOperand Lo = DAG.getNode(ISD::EXTRACT_ELEMENT, DestVT,
4476                                Op, DAG.getConstant(0, TLI.getPointerTy()));
4477     SDOperand Hi = DAG.getNode(ISD::EXTRACT_ELEMENT, DestVT,
4478                                Op, DAG.getConstant(1, TLI.getPointerTy()));
4479     Op = DAG.getCopyToReg(getRoot(), Reg, Lo);
4480     return DAG.getCopyToReg(Op, Reg+1, Hi);
4481   }
4482 }
4483
4484 void SelectionDAGISel::
4485 LowerArguments(BasicBlock *LLVMBB, SelectionDAGLowering &SDL,
4486                std::vector<SDOperand> &UnorderedChains) {
4487   // If this is the entry block, emit arguments.
4488   Function &F = *LLVMBB->getParent();
4489   FunctionLoweringInfo &FuncInfo = SDL.FuncInfo;
4490   SDOperand OldRoot = SDL.DAG.getRoot();
4491   std::vector<SDOperand> Args = TLI.LowerArguments(F, SDL.DAG);
4492
4493   unsigned a = 0;
4494   for (Function::arg_iterator AI = F.arg_begin(), E = F.arg_end();
4495        AI != E; ++AI, ++a)
4496     if (!AI->use_empty()) {
4497       SDL.setValue(AI, Args[a]);
4498
4499       // If this argument is live outside of the entry block, insert a copy from
4500       // whereever we got it to the vreg that other BB's will reference it as.
4501       DenseMap<const Value*, unsigned>::iterator VMI=FuncInfo.ValueMap.find(AI);
4502       if (VMI != FuncInfo.ValueMap.end()) {
4503         SDOperand Copy = SDL.CopyValueToVirtualRegister(AI, VMI->second);
4504         UnorderedChains.push_back(Copy);
4505       }
4506     }
4507
4508   // Finally, if the target has anything special to do, allow it to do so.
4509   // FIXME: this should insert code into the DAG!
4510   EmitFunctionEntryCode(F, SDL.DAG.getMachineFunction());
4511 }
4512
4513 void SelectionDAGISel::BuildSelectionDAG(SelectionDAG &DAG, BasicBlock *LLVMBB,
4514        std::vector<std::pair<MachineInstr*, unsigned> > &PHINodesToUpdate,
4515                                          FunctionLoweringInfo &FuncInfo) {
4516   SelectionDAGLowering SDL(DAG, TLI, FuncInfo);
4517
4518   std::vector<SDOperand> UnorderedChains;
4519
4520   // Lower any arguments needed in this block if this is the entry block.
4521   if (LLVMBB == &LLVMBB->getParent()->getEntryBlock())
4522     LowerArguments(LLVMBB, SDL, UnorderedChains);
4523
4524   BB = FuncInfo.MBBMap[LLVMBB];
4525   SDL.setCurrentBasicBlock(BB);
4526
4527   // Lower all of the non-terminator instructions.
4528   for (BasicBlock::iterator I = LLVMBB->begin(), E = --LLVMBB->end();
4529        I != E; ++I)
4530     SDL.visit(*I);
4531     
4532   // Lower call part of invoke.
4533   InvokeInst *Invoke = dyn_cast<InvokeInst>(LLVMBB->getTerminator());
4534   if (Invoke) SDL.visitInvoke(*Invoke, false);
4535   
4536   // Ensure that all instructions which are used outside of their defining
4537   // blocks are available as virtual registers.
4538   for (BasicBlock::iterator I = LLVMBB->begin(), E = LLVMBB->end(); I != E;++I)
4539     if (!I->use_empty() && !isa<PHINode>(I)) {
4540       DenseMap<const Value*, unsigned>::iterator VMI =FuncInfo.ValueMap.find(I);
4541       if (VMI != FuncInfo.ValueMap.end())
4542         UnorderedChains.push_back(
4543                                 SDL.CopyValueToVirtualRegister(I, VMI->second));
4544     }
4545
4546   // Handle PHI nodes in successor blocks.  Emit code into the SelectionDAG to
4547   // ensure constants are generated when needed.  Remember the virtual registers
4548   // that need to be added to the Machine PHI nodes as input.  We cannot just
4549   // directly add them, because expansion might result in multiple MBB's for one
4550   // BB.  As such, the start of the BB might correspond to a different MBB than
4551   // the end.
4552   //
4553   TerminatorInst *TI = LLVMBB->getTerminator();
4554
4555   // Emit constants only once even if used by multiple PHI nodes.
4556   std::map<Constant*, unsigned> ConstantsOut;
4557   
4558   // Vector bool would be better, but vector<bool> is really slow.
4559   std::vector<unsigned char> SuccsHandled;
4560   if (TI->getNumSuccessors())
4561     SuccsHandled.resize(BB->getParent()->getNumBlockIDs());
4562     
4563   // Check successor nodes PHI nodes that expect a constant to be available from
4564   // this block.
4565   for (unsigned succ = 0, e = TI->getNumSuccessors(); succ != e; ++succ) {
4566     BasicBlock *SuccBB = TI->getSuccessor(succ);
4567     if (!isa<PHINode>(SuccBB->begin())) continue;
4568     MachineBasicBlock *SuccMBB = FuncInfo.MBBMap[SuccBB];
4569     
4570     // If this terminator has multiple identical successors (common for
4571     // switches), only handle each succ once.
4572     unsigned SuccMBBNo = SuccMBB->getNumber();
4573     if (SuccsHandled[SuccMBBNo]) continue;
4574     SuccsHandled[SuccMBBNo] = true;
4575     
4576     MachineBasicBlock::iterator MBBI = SuccMBB->begin();
4577     PHINode *PN;
4578
4579     // At this point we know that there is a 1-1 correspondence between LLVM PHI
4580     // nodes and Machine PHI nodes, but the incoming operands have not been
4581     // emitted yet.
4582     for (BasicBlock::iterator I = SuccBB->begin();
4583          (PN = dyn_cast<PHINode>(I)); ++I) {
4584       // Ignore dead phi's.
4585       if (PN->use_empty()) continue;
4586       
4587       unsigned Reg;
4588       Value *PHIOp = PN->getIncomingValueForBlock(LLVMBB);
4589       
4590       if (Constant *C = dyn_cast<Constant>(PHIOp)) {
4591         unsigned &RegOut = ConstantsOut[C];
4592         if (RegOut == 0) {
4593           RegOut = FuncInfo.CreateRegForValue(C);
4594           UnorderedChains.push_back(
4595                            SDL.CopyValueToVirtualRegister(C, RegOut));
4596         }
4597         Reg = RegOut;
4598       } else {
4599         Reg = FuncInfo.ValueMap[PHIOp];
4600         if (Reg == 0) {
4601           assert(isa<AllocaInst>(PHIOp) &&
4602                  FuncInfo.StaticAllocaMap.count(cast<AllocaInst>(PHIOp)) &&
4603                  "Didn't codegen value into a register!??");
4604           Reg = FuncInfo.CreateRegForValue(PHIOp);
4605           UnorderedChains.push_back(
4606                            SDL.CopyValueToVirtualRegister(PHIOp, Reg));
4607         }
4608       }
4609
4610       // Remember that this register needs to added to the machine PHI node as
4611       // the input for this MBB.
4612       MVT::ValueType VT = TLI.getValueType(PN->getType());
4613       unsigned NumElements;
4614       if (VT != MVT::Vector)
4615         NumElements = TLI.getNumElements(VT);
4616       else {
4617         MVT::ValueType VT1,VT2;
4618         NumElements = 
4619           TLI.getVectorTypeBreakdown(cast<VectorType>(PN->getType()),
4620                                      VT1, VT2);
4621       }
4622       for (unsigned i = 0, e = NumElements; i != e; ++i)
4623         PHINodesToUpdate.push_back(std::make_pair(MBBI++, Reg+i));
4624     }
4625   }
4626   ConstantsOut.clear();
4627
4628   // Turn all of the unordered chains into one factored node.
4629   if (!UnorderedChains.empty()) {
4630     SDOperand Root = SDL.getRoot();
4631     if (Root.getOpcode() != ISD::EntryToken) {
4632       unsigned i = 0, e = UnorderedChains.size();
4633       for (; i != e; ++i) {
4634         assert(UnorderedChains[i].Val->getNumOperands() > 1);
4635         if (UnorderedChains[i].Val->getOperand(0) == Root)
4636           break;  // Don't add the root if we already indirectly depend on it.
4637       }
4638         
4639       if (i == e)
4640         UnorderedChains.push_back(Root);
4641     }
4642     DAG.setRoot(DAG.getNode(ISD::TokenFactor, MVT::Other,
4643                             &UnorderedChains[0], UnorderedChains.size()));
4644   }
4645
4646   // Lower the terminator after the copies are emitted.
4647   if (Invoke) {
4648     // Just the branch part of invoke.
4649     SDL.visitInvoke(*Invoke, true);
4650   } else {
4651     SDL.visit(*LLVMBB->getTerminator());
4652   }
4653
4654   // Copy over any CaseBlock records that may now exist due to SwitchInst
4655   // lowering, as well as any jump table information.
4656   SwitchCases.clear();
4657   SwitchCases = SDL.SwitchCases;
4658   JTCases.clear();
4659   JTCases = SDL.JTCases;
4660   BitTestCases.clear();
4661   BitTestCases = SDL.BitTestCases;
4662     
4663   // Make sure the root of the DAG is up-to-date.
4664   DAG.setRoot(SDL.getRoot());
4665 }
4666
4667 void SelectionDAGISel::CodeGenAndEmitDAG(SelectionDAG &DAG) {
4668   // Get alias analysis for load/store combining.
4669   AliasAnalysis &AA = getAnalysis<AliasAnalysis>();
4670
4671   // Run the DAG combiner in pre-legalize mode.
4672   DAG.Combine(false, AA);
4673   
4674   DOUT << "Lowered selection DAG:\n";
4675   DEBUG(DAG.dump());
4676   
4677   // Second step, hack on the DAG until it only uses operations and types that
4678   // the target supports.
4679   DAG.Legalize();
4680   
4681   DOUT << "Legalized selection DAG:\n";
4682   DEBUG(DAG.dump());
4683   
4684   // Run the DAG combiner in post-legalize mode.
4685   DAG.Combine(true, AA);
4686   
4687   if (ViewISelDAGs) DAG.viewGraph();
4688
4689   // Third, instruction select all of the operations to machine code, adding the
4690   // code to the MachineBasicBlock.
4691   InstructionSelectBasicBlock(DAG);
4692   
4693   DOUT << "Selected machine code:\n";
4694   DEBUG(BB->dump());
4695 }  
4696
4697 void SelectionDAGISel::SelectBasicBlock(BasicBlock *LLVMBB, MachineFunction &MF,
4698                                         FunctionLoweringInfo &FuncInfo) {
4699   std::vector<std::pair<MachineInstr*, unsigned> > PHINodesToUpdate;
4700   {
4701     SelectionDAG DAG(TLI, MF, getAnalysisToUpdate<MachineModuleInfo>());
4702     CurDAG = &DAG;
4703   
4704     // First step, lower LLVM code to some DAG.  This DAG may use operations and
4705     // types that are not supported by the target.
4706     BuildSelectionDAG(DAG, LLVMBB, PHINodesToUpdate, FuncInfo);
4707
4708     // Second step, emit the lowered DAG as machine code.
4709     CodeGenAndEmitDAG(DAG);
4710   }
4711
4712   DOUT << "Total amount of phi nodes to update: "
4713        << PHINodesToUpdate.size() << "\n";
4714   DEBUG(for (unsigned i = 0, e = PHINodesToUpdate.size(); i != e; ++i)
4715           DOUT << "Node " << i << " : (" << PHINodesToUpdate[i].first
4716                << ", " << PHINodesToUpdate[i].second << ")\n";);
4717   
4718   // Next, now that we know what the last MBB the LLVM BB expanded is, update
4719   // PHI nodes in successors.
4720   if (SwitchCases.empty() && JTCases.empty() && BitTestCases.empty()) {
4721     for (unsigned i = 0, e = PHINodesToUpdate.size(); i != e; ++i) {
4722       MachineInstr *PHI = PHINodesToUpdate[i].first;
4723       assert(PHI->getOpcode() == TargetInstrInfo::PHI &&
4724              "This is not a machine PHI node that we are updating!");
4725       PHI->addRegOperand(PHINodesToUpdate[i].second, false);
4726       PHI->addMachineBasicBlockOperand(BB);
4727     }
4728     return;
4729   }
4730
4731   for (unsigned i = 0, e = BitTestCases.size(); i != e; ++i) {
4732     // Lower header first, if it wasn't already lowered
4733     if (!BitTestCases[i].Emitted) {
4734       SelectionDAG HSDAG(TLI, MF, getAnalysisToUpdate<MachineModuleInfo>());
4735       CurDAG = &HSDAG;
4736       SelectionDAGLowering HSDL(HSDAG, TLI, FuncInfo);    
4737       // Set the current basic block to the mbb we wish to insert the code into
4738       BB = BitTestCases[i].Parent;
4739       HSDL.setCurrentBasicBlock(BB);
4740       // Emit the code
4741       HSDL.visitBitTestHeader(BitTestCases[i]);
4742       HSDAG.setRoot(HSDL.getRoot());
4743       CodeGenAndEmitDAG(HSDAG);
4744     }    
4745
4746     for (unsigned j = 0, ej = BitTestCases[i].Cases.size(); j != ej; ++j) {
4747       SelectionDAG BSDAG(TLI, MF, getAnalysisToUpdate<MachineModuleInfo>());
4748       CurDAG = &BSDAG;
4749       SelectionDAGLowering BSDL(BSDAG, TLI, FuncInfo);
4750       // Set the current basic block to the mbb we wish to insert the code into
4751       BB = BitTestCases[i].Cases[j].ThisBB;
4752       BSDL.setCurrentBasicBlock(BB);
4753       // Emit the code
4754       if (j+1 != ej)
4755         BSDL.visitBitTestCase(BitTestCases[i].Cases[j+1].ThisBB,
4756                               BitTestCases[i].Reg,
4757                               BitTestCases[i].Cases[j]);
4758       else
4759         BSDL.visitBitTestCase(BitTestCases[i].Default,
4760                               BitTestCases[i].Reg,
4761                               BitTestCases[i].Cases[j]);
4762         
4763         
4764       BSDAG.setRoot(BSDL.getRoot());
4765       CodeGenAndEmitDAG(BSDAG);
4766     }
4767
4768     // Update PHI Nodes
4769     for (unsigned pi = 0, pe = PHINodesToUpdate.size(); pi != pe; ++pi) {
4770       MachineInstr *PHI = PHINodesToUpdate[pi].first;
4771       MachineBasicBlock *PHIBB = PHI->getParent();
4772       assert(PHI->getOpcode() == TargetInstrInfo::PHI &&
4773              "This is not a machine PHI node that we are updating!");
4774       // This is "default" BB. We have two jumps to it. From "header" BB and
4775       // from last "case" BB.
4776       if (PHIBB == BitTestCases[i].Default) {
4777         PHI->addRegOperand(PHINodesToUpdate[pi].second, false);
4778         PHI->addMachineBasicBlockOperand(BitTestCases[i].Parent);
4779         PHI->addRegOperand(PHINodesToUpdate[pi].second, false);
4780         PHI->addMachineBasicBlockOperand(BitTestCases[i].Cases.back().ThisBB);
4781       }
4782       // One of "cases" BB.
4783       for (unsigned j = 0, ej = BitTestCases[i].Cases.size(); j != ej; ++j) {
4784         MachineBasicBlock* cBB = BitTestCases[i].Cases[j].ThisBB;
4785         if (cBB->succ_end() !=
4786             std::find(cBB->succ_begin(),cBB->succ_end(), PHIBB)) {
4787           PHI->addRegOperand(PHINodesToUpdate[pi].second, false);
4788           PHI->addMachineBasicBlockOperand(cBB);
4789         }
4790       }
4791     }
4792   }
4793
4794   // If the JumpTable record is filled in, then we need to emit a jump table.
4795   // Updating the PHI nodes is tricky in this case, since we need to determine
4796   // whether the PHI is a successor of the range check MBB or the jump table MBB
4797   for (unsigned i = 0, e = JTCases.size(); i != e; ++i) {
4798     // Lower header first, if it wasn't already lowered
4799     if (!JTCases[i].first.Emitted) {
4800       SelectionDAG HSDAG(TLI, MF, getAnalysisToUpdate<MachineModuleInfo>());
4801       CurDAG = &HSDAG;
4802       SelectionDAGLowering HSDL(HSDAG, TLI, FuncInfo);    
4803       // Set the current basic block to the mbb we wish to insert the code into
4804       BB = JTCases[i].first.HeaderBB;
4805       HSDL.setCurrentBasicBlock(BB);
4806       // Emit the code
4807       HSDL.visitJumpTableHeader(JTCases[i].second, JTCases[i].first);
4808       HSDAG.setRoot(HSDL.getRoot());
4809       CodeGenAndEmitDAG(HSDAG);
4810     }
4811     
4812     SelectionDAG JSDAG(TLI, MF, getAnalysisToUpdate<MachineModuleInfo>());
4813     CurDAG = &JSDAG;
4814     SelectionDAGLowering JSDL(JSDAG, TLI, FuncInfo);
4815     // Set the current basic block to the mbb we wish to insert the code into
4816     BB = JTCases[i].second.MBB;
4817     JSDL.setCurrentBasicBlock(BB);
4818     // Emit the code
4819     JSDL.visitJumpTable(JTCases[i].second);
4820     JSDAG.setRoot(JSDL.getRoot());
4821     CodeGenAndEmitDAG(JSDAG);
4822     
4823     // Update PHI Nodes
4824     for (unsigned pi = 0, pe = PHINodesToUpdate.size(); pi != pe; ++pi) {
4825       MachineInstr *PHI = PHINodesToUpdate[pi].first;
4826       MachineBasicBlock *PHIBB = PHI->getParent();
4827       assert(PHI->getOpcode() == TargetInstrInfo::PHI &&
4828              "This is not a machine PHI node that we are updating!");
4829       // "default" BB. We can go there only from header BB.
4830       if (PHIBB == JTCases[i].second.Default) {
4831         PHI->addRegOperand(PHINodesToUpdate[pi].second, false);
4832         PHI->addMachineBasicBlockOperand(JTCases[i].first.HeaderBB);
4833       }
4834       // JT BB. Just iterate over successors here
4835       if (BB->succ_end() != std::find(BB->succ_begin(),BB->succ_end(), PHIBB)) {
4836         PHI->addRegOperand(PHINodesToUpdate[pi].second, false);
4837         PHI->addMachineBasicBlockOperand(BB);
4838       }
4839     }
4840   }
4841   
4842   // If the switch block involved a branch to one of the actual successors, we
4843   // need to update PHI nodes in that block.
4844   for (unsigned i = 0, e = PHINodesToUpdate.size(); i != e; ++i) {
4845     MachineInstr *PHI = PHINodesToUpdate[i].first;
4846     assert(PHI->getOpcode() == TargetInstrInfo::PHI &&
4847            "This is not a machine PHI node that we are updating!");
4848     if (BB->isSuccessor(PHI->getParent())) {
4849       PHI->addRegOperand(PHINodesToUpdate[i].second, false);
4850       PHI->addMachineBasicBlockOperand(BB);
4851     }
4852   }
4853   
4854   // If we generated any switch lowering information, build and codegen any
4855   // additional DAGs necessary.
4856   for (unsigned i = 0, e = SwitchCases.size(); i != e; ++i) {
4857     SelectionDAG SDAG(TLI, MF, getAnalysisToUpdate<MachineModuleInfo>());
4858     CurDAG = &SDAG;
4859     SelectionDAGLowering SDL(SDAG, TLI, FuncInfo);
4860     
4861     // Set the current basic block to the mbb we wish to insert the code into
4862     BB = SwitchCases[i].ThisBB;
4863     SDL.setCurrentBasicBlock(BB);
4864     
4865     // Emit the code
4866     SDL.visitSwitchCase(SwitchCases[i]);
4867     SDAG.setRoot(SDL.getRoot());
4868     CodeGenAndEmitDAG(SDAG);
4869     
4870     // Handle any PHI nodes in successors of this chunk, as if we were coming
4871     // from the original BB before switch expansion.  Note that PHI nodes can
4872     // occur multiple times in PHINodesToUpdate.  We have to be very careful to
4873     // handle them the right number of times.
4874     while ((BB = SwitchCases[i].TrueBB)) {  // Handle LHS and RHS.
4875       for (MachineBasicBlock::iterator Phi = BB->begin();
4876            Phi != BB->end() && Phi->getOpcode() == TargetInstrInfo::PHI; ++Phi){
4877         // This value for this PHI node is recorded in PHINodesToUpdate, get it.
4878         for (unsigned pn = 0; ; ++pn) {
4879           assert(pn != PHINodesToUpdate.size() && "Didn't find PHI entry!");
4880           if (PHINodesToUpdate[pn].first == Phi) {
4881             Phi->addRegOperand(PHINodesToUpdate[pn].second, false);
4882             Phi->addMachineBasicBlockOperand(SwitchCases[i].ThisBB);
4883             break;
4884           }
4885         }
4886       }
4887       
4888       // Don't process RHS if same block as LHS.
4889       if (BB == SwitchCases[i].FalseBB)
4890         SwitchCases[i].FalseBB = 0;
4891       
4892       // If we haven't handled the RHS, do so now.  Otherwise, we're done.
4893       SwitchCases[i].TrueBB = SwitchCases[i].FalseBB;
4894       SwitchCases[i].FalseBB = 0;
4895     }
4896     assert(SwitchCases[i].TrueBB == 0 && SwitchCases[i].FalseBB == 0);
4897   }
4898 }
4899
4900
4901 //===----------------------------------------------------------------------===//
4902 /// ScheduleAndEmitDAG - Pick a safe ordering and emit instructions for each
4903 /// target node in the graph.
4904 void SelectionDAGISel::ScheduleAndEmitDAG(SelectionDAG &DAG) {
4905   if (ViewSchedDAGs) DAG.viewGraph();
4906
4907   RegisterScheduler::FunctionPassCtor Ctor = RegisterScheduler::getDefault();
4908   
4909   if (!Ctor) {
4910     Ctor = ISHeuristic;
4911     RegisterScheduler::setDefault(Ctor);
4912   }
4913   
4914   ScheduleDAG *SL = Ctor(this, &DAG, BB);
4915   BB = SL->Run();
4916   delete SL;
4917 }
4918
4919
4920 HazardRecognizer *SelectionDAGISel::CreateTargetHazardRecognizer() {
4921   return new HazardRecognizer();
4922 }
4923
4924 //===----------------------------------------------------------------------===//
4925 // Helper functions used by the generated instruction selector.
4926 //===----------------------------------------------------------------------===//
4927 // Calls to these methods are generated by tblgen.
4928
4929 /// CheckAndMask - The isel is trying to match something like (and X, 255).  If
4930 /// the dag combiner simplified the 255, we still want to match.  RHS is the
4931 /// actual value in the DAG on the RHS of an AND, and DesiredMaskS is the value
4932 /// specified in the .td file (e.g. 255).
4933 bool SelectionDAGISel::CheckAndMask(SDOperand LHS, ConstantSDNode *RHS, 
4934                                     int64_t DesiredMaskS) {
4935   uint64_t ActualMask = RHS->getValue();
4936   uint64_t DesiredMask =DesiredMaskS & MVT::getIntVTBitMask(LHS.getValueType());
4937   
4938   // If the actual mask exactly matches, success!
4939   if (ActualMask == DesiredMask)
4940     return true;
4941   
4942   // If the actual AND mask is allowing unallowed bits, this doesn't match.
4943   if (ActualMask & ~DesiredMask)
4944     return false;
4945   
4946   // Otherwise, the DAG Combiner may have proven that the value coming in is
4947   // either already zero or is not demanded.  Check for known zero input bits.
4948   uint64_t NeededMask = DesiredMask & ~ActualMask;
4949   if (getTargetLowering().MaskedValueIsZero(LHS, NeededMask))
4950     return true;
4951   
4952   // TODO: check to see if missing bits are just not demanded.
4953
4954   // Otherwise, this pattern doesn't match.
4955   return false;
4956 }
4957
4958 /// CheckOrMask - The isel is trying to match something like (or X, 255).  If
4959 /// the dag combiner simplified the 255, we still want to match.  RHS is the
4960 /// actual value in the DAG on the RHS of an OR, and DesiredMaskS is the value
4961 /// specified in the .td file (e.g. 255).
4962 bool SelectionDAGISel::CheckOrMask(SDOperand LHS, ConstantSDNode *RHS, 
4963                                     int64_t DesiredMaskS) {
4964   uint64_t ActualMask = RHS->getValue();
4965   uint64_t DesiredMask =DesiredMaskS & MVT::getIntVTBitMask(LHS.getValueType());
4966   
4967   // If the actual mask exactly matches, success!
4968   if (ActualMask == DesiredMask)
4969     return true;
4970   
4971   // If the actual AND mask is allowing unallowed bits, this doesn't match.
4972   if (ActualMask & ~DesiredMask)
4973     return false;
4974   
4975   // Otherwise, the DAG Combiner may have proven that the value coming in is
4976   // either already zero or is not demanded.  Check for known zero input bits.
4977   uint64_t NeededMask = DesiredMask & ~ActualMask;
4978   
4979   uint64_t KnownZero, KnownOne;
4980   getTargetLowering().ComputeMaskedBits(LHS, NeededMask, KnownZero, KnownOne);
4981   
4982   // If all the missing bits in the or are already known to be set, match!
4983   if ((NeededMask & KnownOne) == NeededMask)
4984     return true;
4985   
4986   // TODO: check to see if missing bits are just not demanded.
4987   
4988   // Otherwise, this pattern doesn't match.
4989   return false;
4990 }
4991
4992
4993 /// SelectInlineAsmMemoryOperands - Calls to this are automatically generated
4994 /// by tblgen.  Others should not call it.
4995 void SelectionDAGISel::
4996 SelectInlineAsmMemoryOperands(std::vector<SDOperand> &Ops, SelectionDAG &DAG) {
4997   std::vector<SDOperand> InOps;
4998   std::swap(InOps, Ops);
4999
5000   Ops.push_back(InOps[0]);  // input chain.
5001   Ops.push_back(InOps[1]);  // input asm string.
5002
5003   unsigned i = 2, e = InOps.size();
5004   if (InOps[e-1].getValueType() == MVT::Flag)
5005     --e;  // Don't process a flag operand if it is here.
5006   
5007   while (i != e) {
5008     unsigned Flags = cast<ConstantSDNode>(InOps[i])->getValue();
5009     if ((Flags & 7) != 4 /*MEM*/) {
5010       // Just skip over this operand, copying the operands verbatim.
5011       Ops.insert(Ops.end(), InOps.begin()+i, InOps.begin()+i+(Flags >> 3) + 1);
5012       i += (Flags >> 3) + 1;
5013     } else {
5014       assert((Flags >> 3) == 1 && "Memory operand with multiple values?");
5015       // Otherwise, this is a memory operand.  Ask the target to select it.
5016       std::vector<SDOperand> SelOps;
5017       if (SelectInlineAsmMemoryOperand(InOps[i+1], 'm', SelOps, DAG)) {
5018         cerr << "Could not match memory address.  Inline asm failure!\n";
5019         exit(1);
5020       }
5021       
5022       // Add this to the output node.
5023       MVT::ValueType IntPtrTy = DAG.getTargetLoweringInfo().getPointerTy();
5024       Ops.push_back(DAG.getTargetConstant(4/*MEM*/ | (SelOps.size() << 3),
5025                                           IntPtrTy));
5026       Ops.insert(Ops.end(), SelOps.begin(), SelOps.end());
5027       i += 2;
5028     }
5029   }
5030   
5031   // Add the flag input back if present.
5032   if (e != InOps.size())
5033     Ops.push_back(InOps.back());
5034 }
5035
5036 char SelectionDAGISel::ID = 0;