Tighten up error checking of args.
[oota-llvm.git] / lib / CodeGen / SelectionDAG / SelectionDAGISel.cpp
1 //===-- SelectionDAGISel.cpp - Implement the SelectionDAGISel class -------===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file was developed by the LLVM research group and is distributed under
6 // the University of Illinois Open Source License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 // This implements the SelectionDAGISel class.
11 //
12 //===----------------------------------------------------------------------===//
13
14 #define DEBUG_TYPE "isel"
15 #include "llvm/Analysis/AliasAnalysis.h"
16 #include "llvm/CodeGen/SelectionDAGISel.h"
17 #include "llvm/CodeGen/ScheduleDAG.h"
18 #include "llvm/CallingConv.h"
19 #include "llvm/Constants.h"
20 #include "llvm/DerivedTypes.h"
21 #include "llvm/Function.h"
22 #include "llvm/GlobalVariable.h"
23 #include "llvm/InlineAsm.h"
24 #include "llvm/Instructions.h"
25 #include "llvm/Intrinsics.h"
26 #include "llvm/IntrinsicInst.h"
27 #include "llvm/CodeGen/MachineModuleInfo.h"
28 #include "llvm/CodeGen/MachineFunction.h"
29 #include "llvm/CodeGen/MachineFrameInfo.h"
30 #include "llvm/CodeGen/MachineJumpTableInfo.h"
31 #include "llvm/CodeGen/MachineInstrBuilder.h"
32 #include "llvm/CodeGen/SchedulerRegistry.h"
33 #include "llvm/CodeGen/SelectionDAG.h"
34 #include "llvm/CodeGen/SSARegMap.h"
35 #include "llvm/Target/MRegisterInfo.h"
36 #include "llvm/Target/TargetAsmInfo.h"
37 #include "llvm/Target/TargetData.h"
38 #include "llvm/Target/TargetFrameInfo.h"
39 #include "llvm/Target/TargetInstrInfo.h"
40 #include "llvm/Target/TargetLowering.h"
41 #include "llvm/Target/TargetMachine.h"
42 #include "llvm/Target/TargetOptions.h"
43 #include "llvm/Transforms/Utils/BasicBlockUtils.h"
44 #include "llvm/Support/MathExtras.h"
45 #include "llvm/Support/Debug.h"
46 #include "llvm/Support/Compiler.h"
47 #include <algorithm>
48 using namespace llvm;
49
50 #ifndef NDEBUG
51 static cl::opt<bool>
52 ViewISelDAGs("view-isel-dags", cl::Hidden,
53           cl::desc("Pop up a window to show isel dags as they are selected"));
54 static cl::opt<bool>
55 ViewSchedDAGs("view-sched-dags", cl::Hidden,
56           cl::desc("Pop up a window to show sched dags as they are processed"));
57 #else
58 static const bool ViewISelDAGs = 0, ViewSchedDAGs = 0;
59 #endif
60
61
62 //===---------------------------------------------------------------------===//
63 ///
64 /// RegisterScheduler class - Track the registration of instruction schedulers.
65 ///
66 //===---------------------------------------------------------------------===//
67 MachinePassRegistry RegisterScheduler::Registry;
68
69 //===---------------------------------------------------------------------===//
70 ///
71 /// ISHeuristic command line option for instruction schedulers.
72 ///
73 //===---------------------------------------------------------------------===//
74 namespace {
75   cl::opt<RegisterScheduler::FunctionPassCtor, false,
76           RegisterPassParser<RegisterScheduler> >
77   ISHeuristic("sched",
78               cl::init(&createDefaultScheduler),
79               cl::desc("Instruction schedulers available:"));
80
81   static RegisterScheduler
82   defaultListDAGScheduler("default", "  Best scheduler for the target",
83                           createDefaultScheduler);
84 } // namespace
85
86 namespace {
87   /// RegsForValue - This struct represents the physical registers that a
88   /// particular value is assigned and the type information about the value.
89   /// This is needed because values can be promoted into larger registers and
90   /// expanded into multiple smaller registers than the value.
91   struct VISIBILITY_HIDDEN RegsForValue {
92     /// Regs - This list hold the register (for legal and promoted values)
93     /// or register set (for expanded values) that the value should be assigned
94     /// to.
95     std::vector<unsigned> Regs;
96     
97     /// RegVT - The value type of each register.
98     ///
99     MVT::ValueType RegVT;
100     
101     /// ValueVT - The value type of the LLVM value, which may be promoted from
102     /// RegVT or made from merging the two expanded parts.
103     MVT::ValueType ValueVT;
104     
105     RegsForValue() : RegVT(MVT::Other), ValueVT(MVT::Other) {}
106     
107     RegsForValue(unsigned Reg, MVT::ValueType regvt, MVT::ValueType valuevt)
108       : RegVT(regvt), ValueVT(valuevt) {
109         Regs.push_back(Reg);
110     }
111     RegsForValue(const std::vector<unsigned> &regs, 
112                  MVT::ValueType regvt, MVT::ValueType valuevt)
113       : Regs(regs), RegVT(regvt), ValueVT(valuevt) {
114     }
115     
116     /// getCopyFromRegs - Emit a series of CopyFromReg nodes that copies from
117     /// this value and returns the result as a ValueVT value.  This uses 
118     /// Chain/Flag as the input and updates them for the output Chain/Flag.
119     SDOperand getCopyFromRegs(SelectionDAG &DAG,
120                               SDOperand &Chain, SDOperand &Flag) const;
121
122     /// getCopyToRegs - Emit a series of CopyToReg nodes that copies the
123     /// specified value into the registers specified by this object.  This uses 
124     /// Chain/Flag as the input and updates them for the output Chain/Flag.
125     void getCopyToRegs(SDOperand Val, SelectionDAG &DAG,
126                        SDOperand &Chain, SDOperand &Flag,
127                        MVT::ValueType PtrVT) const;
128     
129     /// AddInlineAsmOperands - Add this value to the specified inlineasm node
130     /// operand list.  This adds the code marker and includes the number of 
131     /// values added into it.
132     void AddInlineAsmOperands(unsigned Code, SelectionDAG &DAG,
133                               std::vector<SDOperand> &Ops) const;
134   };
135 }
136
137 namespace llvm {
138   //===--------------------------------------------------------------------===//
139   /// createDefaultScheduler - This creates an instruction scheduler appropriate
140   /// for the target.
141   ScheduleDAG* createDefaultScheduler(SelectionDAGISel *IS,
142                                       SelectionDAG *DAG,
143                                       MachineBasicBlock *BB) {
144     TargetLowering &TLI = IS->getTargetLowering();
145     
146     if (TLI.getSchedulingPreference() == TargetLowering::SchedulingForLatency) {
147       return createTDListDAGScheduler(IS, DAG, BB);
148     } else {
149       assert(TLI.getSchedulingPreference() ==
150            TargetLowering::SchedulingForRegPressure && "Unknown sched type!");
151       return createBURRListDAGScheduler(IS, DAG, BB);
152     }
153   }
154
155
156   //===--------------------------------------------------------------------===//
157   /// FunctionLoweringInfo - This contains information that is global to a
158   /// function that is used when lowering a region of the function.
159   class FunctionLoweringInfo {
160   public:
161     TargetLowering &TLI;
162     Function &Fn;
163     MachineFunction &MF;
164     SSARegMap *RegMap;
165
166     FunctionLoweringInfo(TargetLowering &TLI, Function &Fn,MachineFunction &MF);
167
168     /// MBBMap - A mapping from LLVM basic blocks to their machine code entry.
169     std::map<const BasicBlock*, MachineBasicBlock *> MBBMap;
170
171     /// ValueMap - Since we emit code for the function a basic block at a time,
172     /// we must remember which virtual registers hold the values for
173     /// cross-basic-block values.
174     DenseMap<const Value*, unsigned> ValueMap;
175
176     /// StaticAllocaMap - Keep track of frame indices for fixed sized allocas in
177     /// the entry block.  This allows the allocas to be efficiently referenced
178     /// anywhere in the function.
179     std::map<const AllocaInst*, int> StaticAllocaMap;
180
181     unsigned MakeReg(MVT::ValueType VT) {
182       return RegMap->createVirtualRegister(TLI.getRegClassFor(VT));
183     }
184     
185     /// isExportedInst - Return true if the specified value is an instruction
186     /// exported from its block.
187     bool isExportedInst(const Value *V) {
188       return ValueMap.count(V);
189     }
190
191     unsigned CreateRegForValue(const Value *V);
192     
193     unsigned InitializeRegForValue(const Value *V) {
194       unsigned &R = ValueMap[V];
195       assert(R == 0 && "Already initialized this value register!");
196       return R = CreateRegForValue(V);
197     }
198   };
199 }
200
201 /// isUsedOutsideOfDefiningBlock - Return true if this instruction is used by
202 /// PHI nodes or outside of the basic block that defines it, or used by a 
203 /// switch instruction, which may expand to multiple basic blocks.
204 static bool isUsedOutsideOfDefiningBlock(Instruction *I) {
205   if (isa<PHINode>(I)) return true;
206   BasicBlock *BB = I->getParent();
207   for (Value::use_iterator UI = I->use_begin(), E = I->use_end(); UI != E; ++UI)
208     if (cast<Instruction>(*UI)->getParent() != BB || isa<PHINode>(*UI) ||
209         // FIXME: Remove switchinst special case.
210         isa<SwitchInst>(*UI))
211       return true;
212   return false;
213 }
214
215 /// isOnlyUsedInEntryBlock - If the specified argument is only used in the
216 /// entry block, return true.  This includes arguments used by switches, since
217 /// the switch may expand into multiple basic blocks.
218 static bool isOnlyUsedInEntryBlock(Argument *A) {
219   BasicBlock *Entry = A->getParent()->begin();
220   for (Value::use_iterator UI = A->use_begin(), E = A->use_end(); UI != E; ++UI)
221     if (cast<Instruction>(*UI)->getParent() != Entry || isa<SwitchInst>(*UI))
222       return false;  // Use not in entry block.
223   return true;
224 }
225
226 FunctionLoweringInfo::FunctionLoweringInfo(TargetLowering &tli,
227                                            Function &fn, MachineFunction &mf)
228     : TLI(tli), Fn(fn), MF(mf), RegMap(MF.getSSARegMap()) {
229
230   // Create a vreg for each argument register that is not dead and is used
231   // outside of the entry block for the function.
232   for (Function::arg_iterator AI = Fn.arg_begin(), E = Fn.arg_end();
233        AI != E; ++AI)
234     if (!isOnlyUsedInEntryBlock(AI))
235       InitializeRegForValue(AI);
236
237   // Initialize the mapping of values to registers.  This is only set up for
238   // instruction values that are used outside of the block that defines
239   // them.
240   Function::iterator BB = Fn.begin(), EB = Fn.end();
241   for (BasicBlock::iterator I = BB->begin(), E = BB->end(); I != E; ++I)
242     if (AllocaInst *AI = dyn_cast<AllocaInst>(I))
243       if (ConstantInt *CUI = dyn_cast<ConstantInt>(AI->getArraySize())) {
244         const Type *Ty = AI->getAllocatedType();
245         uint64_t TySize = TLI.getTargetData()->getTypeSize(Ty);
246         unsigned Align = 
247           std::max((unsigned)TLI.getTargetData()->getPrefTypeAlignment(Ty),
248                    AI->getAlignment());
249
250         TySize *= CUI->getZExtValue();   // Get total allocated size.
251         if (TySize == 0) TySize = 1; // Don't create zero-sized stack objects.
252         StaticAllocaMap[AI] =
253           MF.getFrameInfo()->CreateStackObject((unsigned)TySize, Align);
254       }
255
256   for (; BB != EB; ++BB)
257     for (BasicBlock::iterator I = BB->begin(), E = BB->end(); I != E; ++I)
258       if (!I->use_empty() && isUsedOutsideOfDefiningBlock(I))
259         if (!isa<AllocaInst>(I) ||
260             !StaticAllocaMap.count(cast<AllocaInst>(I)))
261           InitializeRegForValue(I);
262
263   // Create an initial MachineBasicBlock for each LLVM BasicBlock in F.  This
264   // also creates the initial PHI MachineInstrs, though none of the input
265   // operands are populated.
266   for (BB = Fn.begin(), EB = Fn.end(); BB != EB; ++BB) {
267     MachineBasicBlock *MBB = new MachineBasicBlock(BB);
268     MBBMap[BB] = MBB;
269     MF.getBasicBlockList().push_back(MBB);
270
271     // Create Machine PHI nodes for LLVM PHI nodes, lowering them as
272     // appropriate.
273     PHINode *PN;
274     for (BasicBlock::iterator I = BB->begin();(PN = dyn_cast<PHINode>(I)); ++I){
275       if (PN->use_empty()) continue;
276       
277       MVT::ValueType VT = TLI.getValueType(PN->getType());
278       unsigned NumElements;
279       if (VT != MVT::Vector)
280         NumElements = TLI.getNumElements(VT);
281       else {
282         MVT::ValueType VT1,VT2;
283         NumElements = 
284           TLI.getVectorTypeBreakdown(cast<VectorType>(PN->getType()),
285                                      VT1, VT2);
286       }
287       unsigned PHIReg = ValueMap[PN];
288       assert(PHIReg && "PHI node does not have an assigned virtual register!");
289       const TargetInstrInfo *TII = TLI.getTargetMachine().getInstrInfo();
290       for (unsigned i = 0; i != NumElements; ++i)
291         BuildMI(MBB, TII->get(TargetInstrInfo::PHI), PHIReg+i);
292     }
293   }
294 }
295
296 /// CreateRegForValue - Allocate the appropriate number of virtual registers of
297 /// the correctly promoted or expanded types.  Assign these registers
298 /// consecutive vreg numbers and return the first assigned number.
299 unsigned FunctionLoweringInfo::CreateRegForValue(const Value *V) {
300   MVT::ValueType VT = TLI.getValueType(V->getType());
301   
302   // The number of multiples of registers that we need, to, e.g., split up
303   // a <2 x int64> -> 4 x i32 registers.
304   unsigned NumVectorRegs = 1;
305   
306   // If this is a vector type, figure out what type it will decompose into
307   // and how many of the elements it will use.
308   if (VT == MVT::Vector) {
309     const VectorType *PTy = cast<VectorType>(V->getType());
310     unsigned NumElts = PTy->getNumElements();
311     MVT::ValueType EltTy = TLI.getValueType(PTy->getElementType());
312     
313     // Divide the input until we get to a supported size.  This will always
314     // end with a scalar if the target doesn't support vectors.
315     while (NumElts > 1 && !TLI.isTypeLegal(getVectorType(EltTy, NumElts))) {
316       NumElts >>= 1;
317       NumVectorRegs <<= 1;
318     }
319     if (NumElts == 1)
320       VT = EltTy;
321     else
322       VT = getVectorType(EltTy, NumElts);
323   }
324   
325   // The common case is that we will only create one register for this
326   // value.  If we have that case, create and return the virtual register.
327   unsigned NV = TLI.getNumElements(VT);
328   if (NV == 1) {
329     // If we are promoting this value, pick the next largest supported type.
330     MVT::ValueType PromotedType = TLI.getTypeToTransformTo(VT);
331     unsigned Reg = MakeReg(PromotedType);
332     // If this is a vector of supported or promoted types (e.g. 4 x i16),
333     // create all of the registers.
334     for (unsigned i = 1; i != NumVectorRegs; ++i)
335       MakeReg(PromotedType);
336     return Reg;
337   }
338   
339   // If this value is represented with multiple target registers, make sure
340   // to create enough consecutive registers of the right (smaller) type.
341   VT = TLI.getTypeToExpandTo(VT);
342   unsigned R = MakeReg(VT);
343   for (unsigned i = 1; i != NV*NumVectorRegs; ++i)
344     MakeReg(VT);
345   return R;
346 }
347
348 //===----------------------------------------------------------------------===//
349 /// SelectionDAGLowering - This is the common target-independent lowering
350 /// implementation that is parameterized by a TargetLowering object.
351 /// Also, targets can overload any lowering method.
352 ///
353 namespace llvm {
354 class SelectionDAGLowering {
355   MachineBasicBlock *CurMBB;
356
357   DenseMap<const Value*, SDOperand> NodeMap;
358
359   /// PendingLoads - Loads are not emitted to the program immediately.  We bunch
360   /// them up and then emit token factor nodes when possible.  This allows us to
361   /// get simple disambiguation between loads without worrying about alias
362   /// analysis.
363   std::vector<SDOperand> PendingLoads;
364
365   /// Case - A pair of values to record the Value for a switch case, and the
366   /// case's target basic block.  
367   typedef std::pair<Constant*, MachineBasicBlock*> Case;
368   typedef std::vector<Case>::iterator              CaseItr;
369   typedef std::pair<CaseItr, CaseItr>              CaseRange;
370
371   /// CaseRec - A struct with ctor used in lowering switches to a binary tree
372   /// of conditional branches.
373   struct CaseRec {
374     CaseRec(MachineBasicBlock *bb, Constant *lt, Constant *ge, CaseRange r) :
375     CaseBB(bb), LT(lt), GE(ge), Range(r) {}
376
377     /// CaseBB - The MBB in which to emit the compare and branch
378     MachineBasicBlock *CaseBB;
379     /// LT, GE - If nonzero, we know the current case value must be less-than or
380     /// greater-than-or-equal-to these Constants.
381     Constant *LT;
382     Constant *GE;
383     /// Range - A pair of iterators representing the range of case values to be
384     /// processed at this point in the binary search tree.
385     CaseRange Range;
386   };
387   
388   /// The comparison function for sorting Case values.
389   struct CaseCmp {
390     bool operator () (const Case& C1, const Case& C2) {
391       assert(isa<ConstantInt>(C1.first) && isa<ConstantInt>(C2.first));
392       return cast<const ConstantInt>(C1.first)->getSExtValue() <
393         cast<const ConstantInt>(C2.first)->getSExtValue();
394     }
395   };
396   
397 public:
398   // TLI - This is information that describes the available target features we
399   // need for lowering.  This indicates when operations are unavailable,
400   // implemented with a libcall, etc.
401   TargetLowering &TLI;
402   SelectionDAG &DAG;
403   const TargetData *TD;
404
405   /// SwitchCases - Vector of CaseBlock structures used to communicate
406   /// SwitchInst code generation information.
407   std::vector<SelectionDAGISel::CaseBlock> SwitchCases;
408   SelectionDAGISel::JumpTable JT;
409   
410   /// FuncInfo - Information about the function as a whole.
411   ///
412   FunctionLoweringInfo &FuncInfo;
413
414   SelectionDAGLowering(SelectionDAG &dag, TargetLowering &tli,
415                        FunctionLoweringInfo &funcinfo)
416     : TLI(tli), DAG(dag), TD(DAG.getTarget().getTargetData()),
417       JT(0,0,0,0), FuncInfo(funcinfo) {
418   }
419
420   /// getRoot - Return the current virtual root of the Selection DAG.
421   ///
422   SDOperand getRoot() {
423     if (PendingLoads.empty())
424       return DAG.getRoot();
425
426     if (PendingLoads.size() == 1) {
427       SDOperand Root = PendingLoads[0];
428       DAG.setRoot(Root);
429       PendingLoads.clear();
430       return Root;
431     }
432
433     // Otherwise, we have to make a token factor node.
434     SDOperand Root = DAG.getNode(ISD::TokenFactor, MVT::Other,
435                                  &PendingLoads[0], PendingLoads.size());
436     PendingLoads.clear();
437     DAG.setRoot(Root);
438     return Root;
439   }
440
441   SDOperand CopyValueToVirtualRegister(Value *V, unsigned Reg);
442
443   void visit(Instruction &I) { visit(I.getOpcode(), I); }
444
445   void visit(unsigned Opcode, User &I) {
446     // Note: this doesn't use InstVisitor, because it has to work with
447     // ConstantExpr's in addition to instructions.
448     switch (Opcode) {
449     default: assert(0 && "Unknown instruction type encountered!");
450              abort();
451       // Build the switch statement using the Instruction.def file.
452 #define HANDLE_INST(NUM, OPCODE, CLASS) \
453     case Instruction::OPCODE:return visit##OPCODE((CLASS&)I);
454 #include "llvm/Instruction.def"
455     }
456   }
457
458   void setCurrentBasicBlock(MachineBasicBlock *MBB) { CurMBB = MBB; }
459
460   SDOperand getLoadFrom(const Type *Ty, SDOperand Ptr,
461                         const Value *SV, SDOperand Root,
462                         bool isVolatile);
463
464   SDOperand getIntPtrConstant(uint64_t Val) {
465     return DAG.getConstant(Val, TLI.getPointerTy());
466   }
467
468   SDOperand getValue(const Value *V);
469
470   void setValue(const Value *V, SDOperand NewN) {
471     SDOperand &N = NodeMap[V];
472     assert(N.Val == 0 && "Already set a value for this node!");
473     N = NewN;
474   }
475   
476   RegsForValue GetRegistersForValue(const std::string &ConstrCode,
477                                     MVT::ValueType VT,
478                                     bool OutReg, bool InReg,
479                                     std::set<unsigned> &OutputRegs, 
480                                     std::set<unsigned> &InputRegs);
481
482   void FindMergedConditions(Value *Cond, MachineBasicBlock *TBB,
483                             MachineBasicBlock *FBB, MachineBasicBlock *CurBB,
484                             unsigned Opc);
485   bool isExportableFromCurrentBlock(Value *V, const BasicBlock *FromBB);
486   void ExportFromCurrentBlock(Value *V);
487   void LowerCallTo(CallInst &I, SDOperand Callee, unsigned OpIdx);
488                                          
489   // Terminator instructions.
490   void visitRet(ReturnInst &I);
491   void visitBr(BranchInst &I);
492   void visitSwitch(SwitchInst &I);
493   void visitUnreachable(UnreachableInst &I) { /* noop */ }
494
495   // Helper for visitSwitch
496   void visitSwitchCase(SelectionDAGISel::CaseBlock &CB);
497   void visitJumpTable(SelectionDAGISel::JumpTable &JT);
498   
499   // These all get lowered before this pass.
500   void visitInvoke(InvokeInst &I);
501   void visitUnwind(UnwindInst &I);
502
503   void visitScalarBinary(User &I, unsigned OpCode);
504   void visitVectorBinary(User &I, unsigned OpCode);
505   void visitEitherBinary(User &I, unsigned ScalarOp, unsigned VectorOp);
506   void visitShift(User &I, unsigned Opcode);
507   void visitAdd(User &I) { 
508     if (isa<VectorType>(I.getType()))
509       visitVectorBinary(I, ISD::VADD);
510     else if (I.getType()->isFloatingPoint())
511       visitScalarBinary(I, ISD::FADD);
512     else
513       visitScalarBinary(I, ISD::ADD);
514   }
515   void visitSub(User &I);
516   void visitMul(User &I) {
517     if (isa<VectorType>(I.getType()))
518       visitVectorBinary(I, ISD::VMUL);
519     else if (I.getType()->isFloatingPoint())
520       visitScalarBinary(I, ISD::FMUL);
521     else
522       visitScalarBinary(I, ISD::MUL);
523   }
524   void visitURem(User &I) { visitScalarBinary(I, ISD::UREM); }
525   void visitSRem(User &I) { visitScalarBinary(I, ISD::SREM); }
526   void visitFRem(User &I) { visitScalarBinary(I, ISD::FREM); }
527   void visitUDiv(User &I) { visitEitherBinary(I, ISD::UDIV, ISD::VUDIV); }
528   void visitSDiv(User &I) { visitEitherBinary(I, ISD::SDIV, ISD::VSDIV); }
529   void visitFDiv(User &I) { visitEitherBinary(I, ISD::FDIV, ISD::VSDIV); }
530   void visitAnd (User &I) { visitEitherBinary(I, ISD::AND,  ISD::VAND ); }
531   void visitOr  (User &I) { visitEitherBinary(I, ISD::OR,   ISD::VOR  ); }
532   void visitXor (User &I) { visitEitherBinary(I, ISD::XOR,  ISD::VXOR ); }
533   void visitShl (User &I) { visitShift(I, ISD::SHL); }
534   void visitLShr(User &I) { visitShift(I, ISD::SRL); }
535   void visitAShr(User &I) { visitShift(I, ISD::SRA); }
536   void visitICmp(User &I);
537   void visitFCmp(User &I);
538   // Visit the conversion instructions
539   void visitTrunc(User &I);
540   void visitZExt(User &I);
541   void visitSExt(User &I);
542   void visitFPTrunc(User &I);
543   void visitFPExt(User &I);
544   void visitFPToUI(User &I);
545   void visitFPToSI(User &I);
546   void visitUIToFP(User &I);
547   void visitSIToFP(User &I);
548   void visitPtrToInt(User &I);
549   void visitIntToPtr(User &I);
550   void visitBitCast(User &I);
551
552   void visitExtractElement(User &I);
553   void visitInsertElement(User &I);
554   void visitShuffleVector(User &I);
555
556   void visitGetElementPtr(User &I);
557   void visitSelect(User &I);
558
559   void visitMalloc(MallocInst &I);
560   void visitFree(FreeInst &I);
561   void visitAlloca(AllocaInst &I);
562   void visitLoad(LoadInst &I);
563   void visitStore(StoreInst &I);
564   void visitPHI(PHINode &I) { } // PHI nodes are handled specially.
565   void visitCall(CallInst &I);
566   void visitInlineAsm(CallInst &I);
567   const char *visitIntrinsicCall(CallInst &I, unsigned Intrinsic);
568   void visitTargetIntrinsic(CallInst &I, unsigned Intrinsic);
569
570   void visitVAStart(CallInst &I);
571   void visitVAArg(VAArgInst &I);
572   void visitVAEnd(CallInst &I);
573   void visitVACopy(CallInst &I);
574
575   void visitMemIntrinsic(CallInst &I, unsigned Op);
576
577   void visitUserOp1(Instruction &I) {
578     assert(0 && "UserOp1 should not exist at instruction selection time!");
579     abort();
580   }
581   void visitUserOp2(Instruction &I) {
582     assert(0 && "UserOp2 should not exist at instruction selection time!");
583     abort();
584   }
585 };
586 } // end namespace llvm
587
588 SDOperand SelectionDAGLowering::getValue(const Value *V) {
589   SDOperand &N = NodeMap[V];
590   if (N.Val) return N;
591   
592   const Type *VTy = V->getType();
593   MVT::ValueType VT = TLI.getValueType(VTy);
594   if (Constant *C = const_cast<Constant*>(dyn_cast<Constant>(V))) {
595     if (ConstantExpr *CE = dyn_cast<ConstantExpr>(C)) {
596       visit(CE->getOpcode(), *CE);
597       SDOperand N1 = NodeMap[V];
598       assert(N1.Val && "visit didn't populate the ValueMap!");
599       return N1;
600     } else if (GlobalValue *GV = dyn_cast<GlobalValue>(C)) {
601       return N = DAG.getGlobalAddress(GV, VT);
602     } else if (isa<ConstantPointerNull>(C)) {
603       return N = DAG.getConstant(0, TLI.getPointerTy());
604     } else if (isa<UndefValue>(C)) {
605       if (!isa<VectorType>(VTy))
606         return N = DAG.getNode(ISD::UNDEF, VT);
607
608       // Create a VBUILD_VECTOR of undef nodes.
609       const VectorType *PTy = cast<VectorType>(VTy);
610       unsigned NumElements = PTy->getNumElements();
611       MVT::ValueType PVT = TLI.getValueType(PTy->getElementType());
612
613       SmallVector<SDOperand, 8> Ops;
614       Ops.assign(NumElements, DAG.getNode(ISD::UNDEF, PVT));
615       
616       // Create a VConstant node with generic Vector type.
617       Ops.push_back(DAG.getConstant(NumElements, MVT::i32));
618       Ops.push_back(DAG.getValueType(PVT));
619       return N = DAG.getNode(ISD::VBUILD_VECTOR, MVT::Vector,
620                              &Ops[0], Ops.size());
621     } else if (ConstantFP *CFP = dyn_cast<ConstantFP>(C)) {
622       return N = DAG.getConstantFP(CFP->getValue(), VT);
623     } else if (const VectorType *PTy = dyn_cast<VectorType>(VTy)) {
624       unsigned NumElements = PTy->getNumElements();
625       MVT::ValueType PVT = TLI.getValueType(PTy->getElementType());
626       
627       // Now that we know the number and type of the elements, push a
628       // Constant or ConstantFP node onto the ops list for each element of
629       // the packed constant.
630       SmallVector<SDOperand, 8> Ops;
631       if (ConstantVector *CP = dyn_cast<ConstantVector>(C)) {
632         for (unsigned i = 0; i != NumElements; ++i)
633           Ops.push_back(getValue(CP->getOperand(i)));
634       } else {
635         assert(isa<ConstantAggregateZero>(C) && "Unknown packed constant!");
636         SDOperand Op;
637         if (MVT::isFloatingPoint(PVT))
638           Op = DAG.getConstantFP(0, PVT);
639         else
640           Op = DAG.getConstant(0, PVT);
641         Ops.assign(NumElements, Op);
642       }
643       
644       // Create a VBUILD_VECTOR node with generic Vector type.
645       Ops.push_back(DAG.getConstant(NumElements, MVT::i32));
646       Ops.push_back(DAG.getValueType(PVT));
647       return NodeMap[V] = DAG.getNode(ISD::VBUILD_VECTOR, MVT::Vector, &Ops[0],
648                                       Ops.size());
649     } else {
650       // Canonicalize all constant ints to be unsigned.
651       return N = DAG.getConstant(cast<ConstantInt>(C)->getZExtValue(),VT);
652     }
653   }
654       
655   if (const AllocaInst *AI = dyn_cast<AllocaInst>(V)) {
656     std::map<const AllocaInst*, int>::iterator SI =
657     FuncInfo.StaticAllocaMap.find(AI);
658     if (SI != FuncInfo.StaticAllocaMap.end())
659       return DAG.getFrameIndex(SI->second, TLI.getPointerTy());
660   }
661       
662   DenseMap<const Value*, unsigned>::iterator VMI =
663       FuncInfo.ValueMap.find(V);
664   assert(VMI != FuncInfo.ValueMap.end() && "Value not in map!");
665   
666   unsigned InReg = VMI->second;
667   
668   // If this type is not legal, make it so now.
669   if (VT != MVT::Vector) {
670     if (TLI.getTypeAction(VT) == TargetLowering::Expand) {
671       // Source must be expanded.  This input value is actually coming from the
672       // register pair VMI->second and VMI->second+1.
673       MVT::ValueType DestVT = TLI.getTypeToExpandTo(VT);
674       unsigned NumVals = TLI.getNumElements(VT);
675       N = DAG.getCopyFromReg(DAG.getEntryNode(), InReg, DestVT);
676       if (NumVals == 1)
677         N = DAG.getNode(ISD::BIT_CONVERT, VT, N);
678       else {
679         assert(NumVals == 2 && "1 to 4 (and more) expansion not implemented!");
680         N = DAG.getNode(ISD::BUILD_PAIR, VT, N,
681                        DAG.getCopyFromReg(DAG.getEntryNode(), InReg+1, DestVT));
682       }
683     } else {
684       MVT::ValueType DestVT = TLI.getTypeToTransformTo(VT);
685       N = DAG.getCopyFromReg(DAG.getEntryNode(), InReg, DestVT);
686       if (TLI.getTypeAction(VT) == TargetLowering::Promote) // Promotion case
687         N = MVT::isFloatingPoint(VT)
688           ? DAG.getNode(ISD::FP_ROUND, VT, N)
689           : DAG.getNode(ISD::TRUNCATE, VT, N);
690     }
691   } else {
692     // Otherwise, if this is a vector, make it available as a generic vector
693     // here.
694     MVT::ValueType PTyElementVT, PTyLegalElementVT;
695     const VectorType *PTy = cast<VectorType>(VTy);
696     unsigned NE = TLI.getVectorTypeBreakdown(PTy, PTyElementVT,
697                                              PTyLegalElementVT);
698
699     // Build a VBUILD_VECTOR with the input registers.
700     SmallVector<SDOperand, 8> Ops;
701     if (PTyElementVT == PTyLegalElementVT) {
702       // If the value types are legal, just VBUILD the CopyFromReg nodes.
703       for (unsigned i = 0; i != NE; ++i)
704         Ops.push_back(DAG.getCopyFromReg(DAG.getEntryNode(), InReg++, 
705                                          PTyElementVT));
706     } else if (PTyElementVT < PTyLegalElementVT) {
707       // If the register was promoted, use TRUNCATE of FP_ROUND as appropriate.
708       for (unsigned i = 0; i != NE; ++i) {
709         SDOperand Op = DAG.getCopyFromReg(DAG.getEntryNode(), InReg++, 
710                                           PTyElementVT);
711         if (MVT::isFloatingPoint(PTyElementVT))
712           Op = DAG.getNode(ISD::FP_ROUND, PTyElementVT, Op);
713         else
714           Op = DAG.getNode(ISD::TRUNCATE, PTyElementVT, Op);
715         Ops.push_back(Op);
716       }
717     } else {
718       // If the register was expanded, use BUILD_PAIR.
719       assert((NE & 1) == 0 && "Must expand into a multiple of 2 elements!");
720       for (unsigned i = 0; i != NE/2; ++i) {
721         SDOperand Op0 = DAG.getCopyFromReg(DAG.getEntryNode(), InReg++, 
722                                            PTyElementVT);
723         SDOperand Op1 = DAG.getCopyFromReg(DAG.getEntryNode(), InReg++, 
724                                            PTyElementVT);
725         Ops.push_back(DAG.getNode(ISD::BUILD_PAIR, VT, Op0, Op1));
726       }
727     }
728     
729     Ops.push_back(DAG.getConstant(NE, MVT::i32));
730     Ops.push_back(DAG.getValueType(PTyLegalElementVT));
731     N = DAG.getNode(ISD::VBUILD_VECTOR, MVT::Vector, &Ops[0], Ops.size());
732     
733     // Finally, use a VBIT_CONVERT to make this available as the appropriate
734     // vector type.
735     N = DAG.getNode(ISD::VBIT_CONVERT, MVT::Vector, N, 
736                     DAG.getConstant(PTy->getNumElements(),
737                                     MVT::i32),
738                     DAG.getValueType(TLI.getValueType(PTy->getElementType())));
739   }
740   
741   return N;
742 }
743
744
745 void SelectionDAGLowering::visitRet(ReturnInst &I) {
746   if (I.getNumOperands() == 0) {
747     DAG.setRoot(DAG.getNode(ISD::RET, MVT::Other, getRoot()));
748     return;
749   }
750   SmallVector<SDOperand, 8> NewValues;
751   NewValues.push_back(getRoot());
752   for (unsigned i = 0, e = I.getNumOperands(); i != e; ++i) {
753     SDOperand RetOp = getValue(I.getOperand(i));
754     
755     // If this is an integer return value, we need to promote it ourselves to
756     // the full width of a register, since LegalizeOp will use ANY_EXTEND rather
757     // than sign/zero.
758     // FIXME: C calling convention requires the return type to be promoted to
759     // at least 32-bit. But this is not necessary for non-C calling conventions.
760     if (MVT::isInteger(RetOp.getValueType()) && 
761         RetOp.getValueType() < MVT::i64) {
762       MVT::ValueType TmpVT;
763       if (TLI.getTypeAction(MVT::i32) == TargetLowering::Promote)
764         TmpVT = TLI.getTypeToTransformTo(MVT::i32);
765       else
766         TmpVT = MVT::i32;
767       const FunctionType *FTy = I.getParent()->getParent()->getFunctionType();
768       ISD::NodeType ExtendKind = ISD::ANY_EXTEND;
769       if (FTy->paramHasAttr(0, FunctionType::SExtAttribute))
770         ExtendKind = ISD::SIGN_EXTEND;
771       if (FTy->paramHasAttr(0, FunctionType::ZExtAttribute))
772         ExtendKind = ISD::ZERO_EXTEND;
773       RetOp = DAG.getNode(ExtendKind, TmpVT, RetOp);
774     }
775     NewValues.push_back(RetOp);
776     NewValues.push_back(DAG.getConstant(false, MVT::i32));
777   }
778   DAG.setRoot(DAG.getNode(ISD::RET, MVT::Other,
779                           &NewValues[0], NewValues.size()));
780 }
781
782 /// ExportFromCurrentBlock - If this condition isn't known to be exported from
783 /// the current basic block, add it to ValueMap now so that we'll get a
784 /// CopyTo/FromReg.
785 void SelectionDAGLowering::ExportFromCurrentBlock(Value *V) {
786   // No need to export constants.
787   if (!isa<Instruction>(V) && !isa<Argument>(V)) return;
788   
789   // Already exported?
790   if (FuncInfo.isExportedInst(V)) return;
791
792   unsigned Reg = FuncInfo.InitializeRegForValue(V);
793   PendingLoads.push_back(CopyValueToVirtualRegister(V, Reg));
794 }
795
796 bool SelectionDAGLowering::isExportableFromCurrentBlock(Value *V,
797                                                     const BasicBlock *FromBB) {
798   // The operands of the setcc have to be in this block.  We don't know
799   // how to export them from some other block.
800   if (Instruction *VI = dyn_cast<Instruction>(V)) {
801     // Can export from current BB.
802     if (VI->getParent() == FromBB)
803       return true;
804     
805     // Is already exported, noop.
806     return FuncInfo.isExportedInst(V);
807   }
808   
809   // If this is an argument, we can export it if the BB is the entry block or
810   // if it is already exported.
811   if (isa<Argument>(V)) {
812     if (FromBB == &FromBB->getParent()->getEntryBlock())
813       return true;
814
815     // Otherwise, can only export this if it is already exported.
816     return FuncInfo.isExportedInst(V);
817   }
818   
819   // Otherwise, constants can always be exported.
820   return true;
821 }
822
823 static bool InBlock(const Value *V, const BasicBlock *BB) {
824   if (const Instruction *I = dyn_cast<Instruction>(V))
825     return I->getParent() == BB;
826   return true;
827 }
828
829 /// FindMergedConditions - If Cond is an expression like 
830 void SelectionDAGLowering::FindMergedConditions(Value *Cond,
831                                                 MachineBasicBlock *TBB,
832                                                 MachineBasicBlock *FBB,
833                                                 MachineBasicBlock *CurBB,
834                                                 unsigned Opc) {
835   // If this node is not part of the or/and tree, emit it as a branch.
836   Instruction *BOp = dyn_cast<Instruction>(Cond);
837
838   if (!BOp || !(isa<BinaryOperator>(BOp) || isa<CmpInst>(BOp)) || 
839       (unsigned)BOp->getOpcode() != Opc || !BOp->hasOneUse() ||
840       BOp->getParent() != CurBB->getBasicBlock() ||
841       !InBlock(BOp->getOperand(0), CurBB->getBasicBlock()) ||
842       !InBlock(BOp->getOperand(1), CurBB->getBasicBlock())) {
843     const BasicBlock *BB = CurBB->getBasicBlock();
844     
845     // If the leaf of the tree is a comparison, merge the condition into 
846     // the caseblock.
847     if ((isa<ICmpInst>(Cond) || isa<FCmpInst>(Cond)) &&
848         // The operands of the cmp have to be in this block.  We don't know
849         // how to export them from some other block.  If this is the first block
850         // of the sequence, no exporting is needed.
851         (CurBB == CurMBB ||
852          (isExportableFromCurrentBlock(BOp->getOperand(0), BB) &&
853           isExportableFromCurrentBlock(BOp->getOperand(1), BB)))) {
854       BOp = cast<Instruction>(Cond);
855       ISD::CondCode Condition;
856       if (ICmpInst *IC = dyn_cast<ICmpInst>(Cond)) {
857         switch (IC->getPredicate()) {
858         default: assert(0 && "Unknown icmp predicate opcode!");
859         case ICmpInst::ICMP_EQ:  Condition = ISD::SETEQ;  break;
860         case ICmpInst::ICMP_NE:  Condition = ISD::SETNE;  break;
861         case ICmpInst::ICMP_SLE: Condition = ISD::SETLE;  break;
862         case ICmpInst::ICMP_ULE: Condition = ISD::SETULE; break;
863         case ICmpInst::ICMP_SGE: Condition = ISD::SETGE;  break;
864         case ICmpInst::ICMP_UGE: Condition = ISD::SETUGE; break;
865         case ICmpInst::ICMP_SLT: Condition = ISD::SETLT;  break;
866         case ICmpInst::ICMP_ULT: Condition = ISD::SETULT; break;
867         case ICmpInst::ICMP_SGT: Condition = ISD::SETGT;  break;
868         case ICmpInst::ICMP_UGT: Condition = ISD::SETUGT; break;
869         }
870       } else if (FCmpInst *FC = dyn_cast<FCmpInst>(Cond)) {
871         ISD::CondCode FPC, FOC;
872         switch (FC->getPredicate()) {
873         default: assert(0 && "Unknown fcmp predicate opcode!");
874         case FCmpInst::FCMP_FALSE: FOC = FPC = ISD::SETFALSE; break;
875         case FCmpInst::FCMP_OEQ:   FOC = ISD::SETEQ; FPC = ISD::SETOEQ; break;
876         case FCmpInst::FCMP_OGT:   FOC = ISD::SETGT; FPC = ISD::SETOGT; break;
877         case FCmpInst::FCMP_OGE:   FOC = ISD::SETGE; FPC = ISD::SETOGE; break;
878         case FCmpInst::FCMP_OLT:   FOC = ISD::SETLT; FPC = ISD::SETOLT; break;
879         case FCmpInst::FCMP_OLE:   FOC = ISD::SETLE; FPC = ISD::SETOLE; break;
880         case FCmpInst::FCMP_ONE:   FOC = ISD::SETNE; FPC = ISD::SETONE; break;
881         case FCmpInst::FCMP_ORD:   FOC = ISD::SETEQ; FPC = ISD::SETO;   break;
882         case FCmpInst::FCMP_UNO:   FOC = ISD::SETNE; FPC = ISD::SETUO;  break;
883         case FCmpInst::FCMP_UEQ:   FOC = ISD::SETEQ; FPC = ISD::SETUEQ; break;
884         case FCmpInst::FCMP_UGT:   FOC = ISD::SETGT; FPC = ISD::SETUGT; break;
885         case FCmpInst::FCMP_UGE:   FOC = ISD::SETGE; FPC = ISD::SETUGE; break;
886         case FCmpInst::FCMP_ULT:   FOC = ISD::SETLT; FPC = ISD::SETULT; break;
887         case FCmpInst::FCMP_ULE:   FOC = ISD::SETLE; FPC = ISD::SETULE; break;
888         case FCmpInst::FCMP_UNE:   FOC = ISD::SETNE; FPC = ISD::SETUNE; break;
889         case FCmpInst::FCMP_TRUE:  FOC = FPC = ISD::SETTRUE; break;
890         }
891         if (FiniteOnlyFPMath())
892           Condition = FOC;
893         else 
894           Condition = FPC;
895       } else {
896         Condition = ISD::SETEQ; // silence warning.
897         assert(0 && "Unknown compare instruction");
898       }
899       
900       SelectionDAGISel::CaseBlock CB(Condition, BOp->getOperand(0), 
901                                      BOp->getOperand(1), TBB, FBB, CurBB);
902       SwitchCases.push_back(CB);
903       return;
904     }
905     
906     // Create a CaseBlock record representing this branch.
907     SelectionDAGISel::CaseBlock CB(ISD::SETEQ, Cond, ConstantInt::getTrue(),
908                                    TBB, FBB, CurBB);
909     SwitchCases.push_back(CB);
910     return;
911   }
912   
913   
914   //  Create TmpBB after CurBB.
915   MachineFunction::iterator BBI = CurBB;
916   MachineBasicBlock *TmpBB = new MachineBasicBlock(CurBB->getBasicBlock());
917   CurBB->getParent()->getBasicBlockList().insert(++BBI, TmpBB);
918   
919   if (Opc == Instruction::Or) {
920     // Codegen X | Y as:
921     //   jmp_if_X TBB
922     //   jmp TmpBB
923     // TmpBB:
924     //   jmp_if_Y TBB
925     //   jmp FBB
926     //
927   
928     // Emit the LHS condition.
929     FindMergedConditions(BOp->getOperand(0), TBB, TmpBB, CurBB, Opc);
930   
931     // Emit the RHS condition into TmpBB.
932     FindMergedConditions(BOp->getOperand(1), TBB, FBB, TmpBB, Opc);
933   } else {
934     assert(Opc == Instruction::And && "Unknown merge op!");
935     // Codegen X & Y as:
936     //   jmp_if_X TmpBB
937     //   jmp FBB
938     // TmpBB:
939     //   jmp_if_Y TBB
940     //   jmp FBB
941     //
942     //  This requires creation of TmpBB after CurBB.
943     
944     // Emit the LHS condition.
945     FindMergedConditions(BOp->getOperand(0), TmpBB, FBB, CurBB, Opc);
946     
947     // Emit the RHS condition into TmpBB.
948     FindMergedConditions(BOp->getOperand(1), TBB, FBB, TmpBB, Opc);
949   }
950 }
951
952 /// If the set of cases should be emitted as a series of branches, return true.
953 /// If we should emit this as a bunch of and/or'd together conditions, return
954 /// false.
955 static bool 
956 ShouldEmitAsBranches(const std::vector<SelectionDAGISel::CaseBlock> &Cases) {
957   if (Cases.size() != 2) return true;
958   
959   // If this is two comparisons of the same values or'd or and'd together, they
960   // will get folded into a single comparison, so don't emit two blocks.
961   if ((Cases[0].CmpLHS == Cases[1].CmpLHS &&
962        Cases[0].CmpRHS == Cases[1].CmpRHS) ||
963       (Cases[0].CmpRHS == Cases[1].CmpLHS &&
964        Cases[0].CmpLHS == Cases[1].CmpRHS)) {
965     return false;
966   }
967   
968   return true;
969 }
970
971 void SelectionDAGLowering::visitBr(BranchInst &I) {
972   // Update machine-CFG edges.
973   MachineBasicBlock *Succ0MBB = FuncInfo.MBBMap[I.getSuccessor(0)];
974
975   // Figure out which block is immediately after the current one.
976   MachineBasicBlock *NextBlock = 0;
977   MachineFunction::iterator BBI = CurMBB;
978   if (++BBI != CurMBB->getParent()->end())
979     NextBlock = BBI;
980
981   if (I.isUnconditional()) {
982     // If this is not a fall-through branch, emit the branch.
983     if (Succ0MBB != NextBlock)
984       DAG.setRoot(DAG.getNode(ISD::BR, MVT::Other, getRoot(),
985                               DAG.getBasicBlock(Succ0MBB)));
986
987     // Update machine-CFG edges.
988     CurMBB->addSuccessor(Succ0MBB);
989
990     return;
991   }
992
993   // If this condition is one of the special cases we handle, do special stuff
994   // now.
995   Value *CondVal = I.getCondition();
996   MachineBasicBlock *Succ1MBB = FuncInfo.MBBMap[I.getSuccessor(1)];
997
998   // If this is a series of conditions that are or'd or and'd together, emit
999   // this as a sequence of branches instead of setcc's with and/or operations.
1000   // For example, instead of something like:
1001   //     cmp A, B
1002   //     C = seteq 
1003   //     cmp D, E
1004   //     F = setle 
1005   //     or C, F
1006   //     jnz foo
1007   // Emit:
1008   //     cmp A, B
1009   //     je foo
1010   //     cmp D, E
1011   //     jle foo
1012   //
1013   if (BinaryOperator *BOp = dyn_cast<BinaryOperator>(CondVal)) {
1014     if (BOp->hasOneUse() && 
1015         (BOp->getOpcode() == Instruction::And ||
1016          BOp->getOpcode() == Instruction::Or)) {
1017       FindMergedConditions(BOp, Succ0MBB, Succ1MBB, CurMBB, BOp->getOpcode());
1018       // If the compares in later blocks need to use values not currently
1019       // exported from this block, export them now.  This block should always
1020       // be the first entry.
1021       assert(SwitchCases[0].ThisBB == CurMBB && "Unexpected lowering!");
1022       
1023       // Allow some cases to be rejected.
1024       if (ShouldEmitAsBranches(SwitchCases)) {
1025         for (unsigned i = 1, e = SwitchCases.size(); i != e; ++i) {
1026           ExportFromCurrentBlock(SwitchCases[i].CmpLHS);
1027           ExportFromCurrentBlock(SwitchCases[i].CmpRHS);
1028         }
1029         
1030         // Emit the branch for this block.
1031         visitSwitchCase(SwitchCases[0]);
1032         SwitchCases.erase(SwitchCases.begin());
1033         return;
1034       }
1035       
1036       // Okay, we decided not to do this, remove any inserted MBB's and clear
1037       // SwitchCases.
1038       for (unsigned i = 1, e = SwitchCases.size(); i != e; ++i)
1039         CurMBB->getParent()->getBasicBlockList().erase(SwitchCases[i].ThisBB);
1040       
1041       SwitchCases.clear();
1042     }
1043   }
1044   
1045   // Create a CaseBlock record representing this branch.
1046   SelectionDAGISel::CaseBlock CB(ISD::SETEQ, CondVal, ConstantInt::getTrue(),
1047                                  Succ0MBB, Succ1MBB, CurMBB);
1048   // Use visitSwitchCase to actually insert the fast branch sequence for this
1049   // cond branch.
1050   visitSwitchCase(CB);
1051 }
1052
1053 /// visitSwitchCase - Emits the necessary code to represent a single node in
1054 /// the binary search tree resulting from lowering a switch instruction.
1055 void SelectionDAGLowering::visitSwitchCase(SelectionDAGISel::CaseBlock &CB) {
1056   SDOperand Cond;
1057   SDOperand CondLHS = getValue(CB.CmpLHS);
1058   
1059   // Build the setcc now, fold "(X == true)" to X and "(X == false)" to !X to
1060   // handle common cases produced by branch lowering.
1061   if (CB.CmpRHS == ConstantInt::getTrue() && CB.CC == ISD::SETEQ)
1062     Cond = CondLHS;
1063   else if (CB.CmpRHS == ConstantInt::getFalse() && CB.CC == ISD::SETEQ) {
1064     SDOperand True = DAG.getConstant(1, CondLHS.getValueType());
1065     Cond = DAG.getNode(ISD::XOR, CondLHS.getValueType(), CondLHS, True);
1066   } else
1067     Cond = DAG.getSetCC(MVT::i1, CondLHS, getValue(CB.CmpRHS), CB.CC);
1068   
1069   // Set NextBlock to be the MBB immediately after the current one, if any.
1070   // This is used to avoid emitting unnecessary branches to the next block.
1071   MachineBasicBlock *NextBlock = 0;
1072   MachineFunction::iterator BBI = CurMBB;
1073   if (++BBI != CurMBB->getParent()->end())
1074     NextBlock = BBI;
1075   
1076   // If the lhs block is the next block, invert the condition so that we can
1077   // fall through to the lhs instead of the rhs block.
1078   if (CB.TrueBB == NextBlock) {
1079     std::swap(CB.TrueBB, CB.FalseBB);
1080     SDOperand True = DAG.getConstant(1, Cond.getValueType());
1081     Cond = DAG.getNode(ISD::XOR, Cond.getValueType(), Cond, True);
1082   }
1083   SDOperand BrCond = DAG.getNode(ISD::BRCOND, MVT::Other, getRoot(), Cond,
1084                                  DAG.getBasicBlock(CB.TrueBB));
1085   if (CB.FalseBB == NextBlock)
1086     DAG.setRoot(BrCond);
1087   else
1088     DAG.setRoot(DAG.getNode(ISD::BR, MVT::Other, BrCond, 
1089                             DAG.getBasicBlock(CB.FalseBB)));
1090   // Update successor info
1091   CurMBB->addSuccessor(CB.TrueBB);
1092   CurMBB->addSuccessor(CB.FalseBB);
1093 }
1094
1095 void SelectionDAGLowering::visitJumpTable(SelectionDAGISel::JumpTable &JT) {
1096   // Emit the code for the jump table
1097   MVT::ValueType PTy = TLI.getPointerTy();
1098   SDOperand Index = DAG.getCopyFromReg(getRoot(), JT.Reg, PTy);
1099   SDOperand Table = DAG.getJumpTable(JT.JTI, PTy);
1100   DAG.setRoot(DAG.getNode(ISD::BR_JT, MVT::Other, Index.getValue(1),
1101                           Table, Index));
1102   return;
1103 }
1104
1105 void SelectionDAGLowering::visitInvoke(InvokeInst &I) {
1106   // Retrieve successors.
1107   MachineBasicBlock *Return = FuncInfo.MBBMap[I.getSuccessor(0)];
1108   MachineBasicBlock *LandingPad = FuncInfo.MBBMap[I.getSuccessor(1)];
1109   
1110   // Mark landing pad so that it doesn't get deleted in branch folding.
1111   LandingPad->setIsLandingPad();
1112   
1113   // Insert a label before the invoke call to mark the try range.
1114   // This can be used to detect deletion of the invoke via the
1115   // MachineModuleInfo.
1116   MachineModuleInfo *MMI = DAG.getMachineModuleInfo();
1117   unsigned BeginLabel = MMI->NextLabelID();
1118   DAG.setRoot(DAG.getNode(ISD::LABEL, MVT::Other, getRoot(),
1119                           DAG.getConstant(BeginLabel, MVT::i32)));
1120
1121   LowerCallTo((CallInst&)I, getValue(I.getOperand(0)), 3);
1122
1123   // Insert a label before the invoke call to mark the try range.
1124   // This can be used to detect deletion of the invoke via the
1125   // MachineModuleInfo.
1126   unsigned EndLabel = MMI->NextLabelID();
1127   DAG.setRoot(DAG.getNode(ISD::LABEL, MVT::Other, getRoot(),
1128                           DAG.getConstant(EndLabel, MVT::i32)));
1129                           
1130   // Inform MachineModuleInfo of range.    
1131   MMI->addInvoke(LandingPad, BeginLabel, EndLabel);
1132
1133   // Drop into normal successor.
1134   DAG.setRoot(DAG.getNode(ISD::BR, MVT::Other, getRoot(), 
1135                           DAG.getBasicBlock(Return)));
1136                           
1137   // Update successor info
1138   CurMBB->addSuccessor(Return);
1139   CurMBB->addSuccessor(LandingPad);
1140 }
1141
1142 void SelectionDAGLowering::visitUnwind(UnwindInst &I) {
1143 }
1144
1145 void SelectionDAGLowering::visitSwitch(SwitchInst &I) {
1146   // Figure out which block is immediately after the current one.
1147   MachineBasicBlock *NextBlock = 0;
1148   MachineFunction::iterator BBI = CurMBB;
1149
1150   if (++BBI != CurMBB->getParent()->end())
1151     NextBlock = BBI;
1152   
1153   MachineBasicBlock *Default = FuncInfo.MBBMap[I.getDefaultDest()];
1154
1155   // If there is only the default destination, branch to it if it is not the
1156   // next basic block.  Otherwise, just fall through.
1157   if (I.getNumOperands() == 2) {
1158     // Update machine-CFG edges.
1159
1160     // If this is not a fall-through branch, emit the branch.
1161     if (Default != NextBlock)
1162       DAG.setRoot(DAG.getNode(ISD::BR, MVT::Other, getRoot(),
1163                               DAG.getBasicBlock(Default)));
1164
1165     CurMBB->addSuccessor(Default);
1166     return;
1167   }
1168   
1169   // If there are any non-default case statements, create a vector of Cases
1170   // representing each one, and sort the vector so that we can efficiently
1171   // create a binary search tree from them.
1172   std::vector<Case> Cases;
1173
1174   for (unsigned i = 1; i < I.getNumSuccessors(); ++i) {
1175     MachineBasicBlock *SMBB = FuncInfo.MBBMap[I.getSuccessor(i)];
1176     Cases.push_back(Case(I.getSuccessorValue(i), SMBB));
1177   }
1178
1179   std::sort(Cases.begin(), Cases.end(), CaseCmp());
1180   
1181   // Get the Value to be switched on and default basic blocks, which will be
1182   // inserted into CaseBlock records, representing basic blocks in the binary
1183   // search tree.
1184   Value *SV = I.getOperand(0);
1185
1186   // Get the MachineFunction which holds the current MBB.  This is used during
1187   // emission of jump tables, and when inserting any additional MBBs necessary
1188   // to represent the switch.
1189   MachineFunction *CurMF = CurMBB->getParent();
1190   const BasicBlock *LLVMBB = CurMBB->getBasicBlock();
1191   
1192   // If the switch has few cases (two or less) emit a series of specific
1193   // tests.
1194   if (Cases.size() < 3) {
1195     // TODO: If any two of the cases has the same destination, and if one value
1196     // is the same as the other, but has one bit unset that the other has set,
1197     // use bit manipulation to do two compares at once.  For example:
1198     // "if (X == 6 || X == 4)" -> "if ((X|2) == 6)"
1199     
1200     // Rearrange the case blocks so that the last one falls through if possible.
1201     if (NextBlock && Default != NextBlock && Cases.back().second != NextBlock) {
1202       // The last case block won't fall through into 'NextBlock' if we emit the
1203       // branches in this order.  See if rearranging a case value would help.
1204       for (unsigned i = 0, e = Cases.size()-1; i != e; ++i) {
1205         if (Cases[i].second == NextBlock) {
1206           std::swap(Cases[i], Cases.back());
1207           break;
1208         }
1209       }
1210     }
1211     
1212     // Create a CaseBlock record representing a conditional branch to
1213     // the Case's target mbb if the value being switched on SV is equal
1214     // to C.
1215     MachineBasicBlock *CurBlock = CurMBB;
1216     for (unsigned i = 0, e = Cases.size(); i != e; ++i) {
1217       MachineBasicBlock *FallThrough;
1218       if (i != e-1) {
1219         FallThrough = new MachineBasicBlock(CurMBB->getBasicBlock());
1220         CurMF->getBasicBlockList().insert(BBI, FallThrough);
1221       } else {
1222         // If the last case doesn't match, go to the default block.
1223         FallThrough = Default;
1224       }
1225       
1226       SelectionDAGISel::CaseBlock CB(ISD::SETEQ, SV, Cases[i].first,
1227                                      Cases[i].second, FallThrough, CurBlock);
1228     
1229       // If emitting the first comparison, just call visitSwitchCase to emit the
1230       // code into the current block.  Otherwise, push the CaseBlock onto the
1231       // vector to be later processed by SDISel, and insert the node's MBB
1232       // before the next MBB.
1233       if (CurBlock == CurMBB)
1234         visitSwitchCase(CB);
1235       else
1236         SwitchCases.push_back(CB);
1237       
1238       CurBlock = FallThrough;
1239     }
1240     return;
1241   }
1242
1243   // If the switch has more than 5 blocks, and at least 31.25% dense, and the 
1244   // target supports indirect branches, then emit a jump table rather than 
1245   // lowering the switch to a binary tree of conditional branches.
1246   if ((TLI.isOperationLegal(ISD::BR_JT, MVT::Other) ||
1247        TLI.isOperationLegal(ISD::BRIND, MVT::Other)) &&
1248       Cases.size() > 5) {
1249     uint64_t First =cast<ConstantInt>(Cases.front().first)->getSExtValue();
1250     uint64_t Last  = cast<ConstantInt>(Cases.back().first)->getSExtValue();
1251     double Density = (double)Cases.size() / (double)((Last - First) + 1ULL);
1252     
1253     if (Density >= 0.3125) {
1254       // Create a new basic block to hold the code for loading the address
1255       // of the jump table, and jumping to it.  Update successor information;
1256       // we will either branch to the default case for the switch, or the jump
1257       // table.
1258       MachineBasicBlock *JumpTableBB = new MachineBasicBlock(LLVMBB);
1259       CurMF->getBasicBlockList().insert(BBI, JumpTableBB);
1260       CurMBB->addSuccessor(Default);
1261       CurMBB->addSuccessor(JumpTableBB);
1262       
1263       // Subtract the lowest switch case value from the value being switched on
1264       // and conditional branch to default mbb if the result is greater than the
1265       // difference between smallest and largest cases.
1266       SDOperand SwitchOp = getValue(SV);
1267       MVT::ValueType VT = SwitchOp.getValueType();
1268       SDOperand SUB = DAG.getNode(ISD::SUB, VT, SwitchOp, 
1269                                   DAG.getConstant(First, VT));
1270
1271       // The SDNode we just created, which holds the value being switched on
1272       // minus the the smallest case value, needs to be copied to a virtual
1273       // register so it can be used as an index into the jump table in a 
1274       // subsequent basic block.  This value may be smaller or larger than the
1275       // target's pointer type, and therefore require extension or truncating.
1276       if (VT > TLI.getPointerTy())
1277         SwitchOp = DAG.getNode(ISD::TRUNCATE, TLI.getPointerTy(), SUB);
1278       else
1279         SwitchOp = DAG.getNode(ISD::ZERO_EXTEND, TLI.getPointerTy(), SUB);
1280
1281       unsigned JumpTableReg = FuncInfo.MakeReg(TLI.getPointerTy());
1282       SDOperand CopyTo = DAG.getCopyToReg(getRoot(), JumpTableReg, SwitchOp);
1283       
1284       // Emit the range check for the jump table, and branch to the default
1285       // block for the switch statement if the value being switched on exceeds
1286       // the largest case in the switch.
1287       SDOperand CMP = DAG.getSetCC(TLI.getSetCCResultTy(), SUB,
1288                                    DAG.getConstant(Last-First,VT), ISD::SETUGT);
1289       DAG.setRoot(DAG.getNode(ISD::BRCOND, MVT::Other, CopyTo, CMP, 
1290                               DAG.getBasicBlock(Default)));
1291
1292       // Build a vector of destination BBs, corresponding to each target
1293       // of the jump table.  If the value of the jump table slot corresponds to
1294       // a case statement, push the case's BB onto the vector, otherwise, push
1295       // the default BB.
1296       std::vector<MachineBasicBlock*> DestBBs;
1297       int64_t TEI = First;
1298       for (CaseItr ii = Cases.begin(), ee = Cases.end(); ii != ee; ++TEI)
1299         if (cast<ConstantInt>(ii->first)->getSExtValue() == TEI) {
1300           DestBBs.push_back(ii->second);
1301           ++ii;
1302         } else {
1303           DestBBs.push_back(Default);
1304         }
1305       
1306       // Update successor info.  Add one edge to each unique successor.
1307       // Vector bool would be better, but vector<bool> is really slow.
1308       std::vector<unsigned char> SuccsHandled;
1309       SuccsHandled.resize(CurMBB->getParent()->getNumBlockIDs());
1310       
1311       for (std::vector<MachineBasicBlock*>::iterator I = DestBBs.begin(), 
1312            E = DestBBs.end(); I != E; ++I) {
1313         if (!SuccsHandled[(*I)->getNumber()]) {
1314           SuccsHandled[(*I)->getNumber()] = true;
1315           JumpTableBB->addSuccessor(*I);
1316         }
1317       }
1318       
1319       // Create a jump table index for this jump table, or return an existing
1320       // one.
1321       unsigned JTI = CurMF->getJumpTableInfo()->getJumpTableIndex(DestBBs);
1322       
1323       // Set the jump table information so that we can codegen it as a second
1324       // MachineBasicBlock
1325       JT.Reg = JumpTableReg;
1326       JT.JTI = JTI;
1327       JT.MBB = JumpTableBB;
1328       JT.Default = Default;
1329       return;
1330     }
1331   }
1332   
1333   // Push the initial CaseRec onto the worklist
1334   std::vector<CaseRec> CaseVec;
1335   CaseVec.push_back(CaseRec(CurMBB,0,0,CaseRange(Cases.begin(),Cases.end())));
1336   
1337   while (!CaseVec.empty()) {
1338     // Grab a record representing a case range to process off the worklist
1339     CaseRec CR = CaseVec.back();
1340     CaseVec.pop_back();
1341     
1342     // Size is the number of Cases represented by this range.  If Size is 1,
1343     // then we are processing a leaf of the binary search tree.  Otherwise,
1344     // we need to pick a pivot, and push left and right ranges onto the 
1345     // worklist.
1346     unsigned Size = CR.Range.second - CR.Range.first;
1347     
1348     if (Size == 1) {
1349       // Create a CaseBlock record representing a conditional branch to
1350       // the Case's target mbb if the value being switched on SV is equal
1351       // to C.  Otherwise, branch to default.
1352       Constant *C = CR.Range.first->first;
1353       MachineBasicBlock *Target = CR.Range.first->second;
1354       SelectionDAGISel::CaseBlock CB(ISD::SETEQ, SV, C, Target, Default, 
1355                                      CR.CaseBB);
1356
1357       // If the MBB representing the leaf node is the current MBB, then just
1358       // call visitSwitchCase to emit the code into the current block.
1359       // Otherwise, push the CaseBlock onto the vector to be later processed
1360       // by SDISel, and insert the node's MBB before the next MBB.
1361       if (CR.CaseBB == CurMBB)
1362         visitSwitchCase(CB);
1363       else
1364         SwitchCases.push_back(CB);
1365     } else {
1366       // split case range at pivot
1367       CaseItr Pivot = CR.Range.first + (Size / 2);
1368       CaseRange LHSR(CR.Range.first, Pivot);
1369       CaseRange RHSR(Pivot, CR.Range.second);
1370       Constant *C = Pivot->first;
1371       MachineBasicBlock *FalseBB = 0, *TrueBB = 0;
1372
1373       // We know that we branch to the LHS if the Value being switched on is
1374       // less than the Pivot value, C.  We use this to optimize our binary 
1375       // tree a bit, by recognizing that if SV is greater than or equal to the
1376       // LHS's Case Value, and that Case Value is exactly one less than the 
1377       // Pivot's Value, then we can branch directly to the LHS's Target,
1378       // rather than creating a leaf node for it.
1379       if ((LHSR.second - LHSR.first) == 1 &&
1380           LHSR.first->first == CR.GE &&
1381           cast<ConstantInt>(C)->getZExtValue() ==
1382           (cast<ConstantInt>(CR.GE)->getZExtValue() + 1ULL)) {
1383         TrueBB = LHSR.first->second;
1384       } else {
1385         TrueBB = new MachineBasicBlock(LLVMBB);
1386         CurMF->getBasicBlockList().insert(BBI, TrueBB);
1387         CaseVec.push_back(CaseRec(TrueBB, C, CR.GE, LHSR));
1388       }
1389
1390       // Similar to the optimization above, if the Value being switched on is
1391       // known to be less than the Constant CR.LT, and the current Case Value
1392       // is CR.LT - 1, then we can branch directly to the target block for
1393       // the current Case Value, rather than emitting a RHS leaf node for it.
1394       if ((RHSR.second - RHSR.first) == 1 && CR.LT &&
1395           cast<ConstantInt>(RHSR.first->first)->getZExtValue() ==
1396           (cast<ConstantInt>(CR.LT)->getZExtValue() - 1ULL)) {
1397         FalseBB = RHSR.first->second;
1398       } else {
1399         FalseBB = new MachineBasicBlock(LLVMBB);
1400         CurMF->getBasicBlockList().insert(BBI, FalseBB);
1401         CaseVec.push_back(CaseRec(FalseBB,CR.LT,C,RHSR));
1402       }
1403
1404       // Create a CaseBlock record representing a conditional branch to
1405       // the LHS node if the value being switched on SV is less than C. 
1406       // Otherwise, branch to LHS.
1407       SelectionDAGISel::CaseBlock CB(ISD::SETLT, SV, C, TrueBB, FalseBB,
1408                                      CR.CaseBB);
1409
1410       if (CR.CaseBB == CurMBB)
1411         visitSwitchCase(CB);
1412       else
1413         SwitchCases.push_back(CB);
1414     }
1415   }
1416 }
1417
1418 void SelectionDAGLowering::visitSub(User &I) {
1419   // -0.0 - X --> fneg
1420   const Type *Ty = I.getType();
1421   if (isa<VectorType>(Ty)) {
1422     visitVectorBinary(I, ISD::VSUB);
1423   } else if (Ty->isFloatingPoint()) {
1424     if (ConstantFP *CFP = dyn_cast<ConstantFP>(I.getOperand(0)))
1425       if (CFP->isExactlyValue(-0.0)) {
1426         SDOperand Op2 = getValue(I.getOperand(1));
1427         setValue(&I, DAG.getNode(ISD::FNEG, Op2.getValueType(), Op2));
1428         return;
1429       }
1430     visitScalarBinary(I, ISD::FSUB);
1431   } else 
1432     visitScalarBinary(I, ISD::SUB);
1433 }
1434
1435 void SelectionDAGLowering::visitScalarBinary(User &I, unsigned OpCode) {
1436   SDOperand Op1 = getValue(I.getOperand(0));
1437   SDOperand Op2 = getValue(I.getOperand(1));
1438   
1439   setValue(&I, DAG.getNode(OpCode, Op1.getValueType(), Op1, Op2));
1440 }
1441
1442 void
1443 SelectionDAGLowering::visitVectorBinary(User &I, unsigned OpCode) {
1444   assert(isa<VectorType>(I.getType()));
1445   const VectorType *Ty = cast<VectorType>(I.getType());
1446   SDOperand Typ = DAG.getValueType(TLI.getValueType(Ty->getElementType()));
1447
1448   setValue(&I, DAG.getNode(OpCode, MVT::Vector,
1449                            getValue(I.getOperand(0)),
1450                            getValue(I.getOperand(1)),
1451                            DAG.getConstant(Ty->getNumElements(), MVT::i32),
1452                            Typ));
1453 }
1454
1455 void SelectionDAGLowering::visitEitherBinary(User &I, unsigned ScalarOp,
1456                                              unsigned VectorOp) {
1457   if (isa<VectorType>(I.getType()))
1458     visitVectorBinary(I, VectorOp);
1459   else
1460     visitScalarBinary(I, ScalarOp);
1461 }
1462
1463 void SelectionDAGLowering::visitShift(User &I, unsigned Opcode) {
1464   SDOperand Op1 = getValue(I.getOperand(0));
1465   SDOperand Op2 = getValue(I.getOperand(1));
1466   
1467   if (TLI.getShiftAmountTy() < Op2.getValueType())
1468     Op2 = DAG.getNode(ISD::TRUNCATE, TLI.getShiftAmountTy(), Op2);
1469   else if (TLI.getShiftAmountTy() > Op2.getValueType())
1470     Op2 = DAG.getNode(ISD::ANY_EXTEND, TLI.getShiftAmountTy(), Op2);
1471   
1472   setValue(&I, DAG.getNode(Opcode, Op1.getValueType(), Op1, Op2));
1473 }
1474
1475 void SelectionDAGLowering::visitICmp(User &I) {
1476   ICmpInst::Predicate predicate = ICmpInst::BAD_ICMP_PREDICATE;
1477   if (ICmpInst *IC = dyn_cast<ICmpInst>(&I))
1478     predicate = IC->getPredicate();
1479   else if (ConstantExpr *IC = dyn_cast<ConstantExpr>(&I))
1480     predicate = ICmpInst::Predicate(IC->getPredicate());
1481   SDOperand Op1 = getValue(I.getOperand(0));
1482   SDOperand Op2 = getValue(I.getOperand(1));
1483   ISD::CondCode Opcode;
1484   switch (predicate) {
1485     case ICmpInst::ICMP_EQ  : Opcode = ISD::SETEQ; break;
1486     case ICmpInst::ICMP_NE  : Opcode = ISD::SETNE; break;
1487     case ICmpInst::ICMP_UGT : Opcode = ISD::SETUGT; break;
1488     case ICmpInst::ICMP_UGE : Opcode = ISD::SETUGE; break;
1489     case ICmpInst::ICMP_ULT : Opcode = ISD::SETULT; break;
1490     case ICmpInst::ICMP_ULE : Opcode = ISD::SETULE; break;
1491     case ICmpInst::ICMP_SGT : Opcode = ISD::SETGT; break;
1492     case ICmpInst::ICMP_SGE : Opcode = ISD::SETGE; break;
1493     case ICmpInst::ICMP_SLT : Opcode = ISD::SETLT; break;
1494     case ICmpInst::ICMP_SLE : Opcode = ISD::SETLE; break;
1495     default:
1496       assert(!"Invalid ICmp predicate value");
1497       Opcode = ISD::SETEQ;
1498       break;
1499   }
1500   setValue(&I, DAG.getSetCC(MVT::i1, Op1, Op2, Opcode));
1501 }
1502
1503 void SelectionDAGLowering::visitFCmp(User &I) {
1504   FCmpInst::Predicate predicate = FCmpInst::BAD_FCMP_PREDICATE;
1505   if (FCmpInst *FC = dyn_cast<FCmpInst>(&I))
1506     predicate = FC->getPredicate();
1507   else if (ConstantExpr *FC = dyn_cast<ConstantExpr>(&I))
1508     predicate = FCmpInst::Predicate(FC->getPredicate());
1509   SDOperand Op1 = getValue(I.getOperand(0));
1510   SDOperand Op2 = getValue(I.getOperand(1));
1511   ISD::CondCode Condition, FOC, FPC;
1512   switch (predicate) {
1513     case FCmpInst::FCMP_FALSE: FOC = FPC = ISD::SETFALSE; break;
1514     case FCmpInst::FCMP_OEQ:   FOC = ISD::SETEQ; FPC = ISD::SETOEQ; break;
1515     case FCmpInst::FCMP_OGT:   FOC = ISD::SETGT; FPC = ISD::SETOGT; break;
1516     case FCmpInst::FCMP_OGE:   FOC = ISD::SETGE; FPC = ISD::SETOGE; break;
1517     case FCmpInst::FCMP_OLT:   FOC = ISD::SETLT; FPC = ISD::SETOLT; break;
1518     case FCmpInst::FCMP_OLE:   FOC = ISD::SETLE; FPC = ISD::SETOLE; break;
1519     case FCmpInst::FCMP_ONE:   FOC = ISD::SETNE; FPC = ISD::SETONE; break;
1520     case FCmpInst::FCMP_ORD:   FOC = ISD::SETEQ; FPC = ISD::SETO;   break;
1521     case FCmpInst::FCMP_UNO:   FOC = ISD::SETNE; FPC = ISD::SETUO;  break;
1522     case FCmpInst::FCMP_UEQ:   FOC = ISD::SETEQ; FPC = ISD::SETUEQ; break;
1523     case FCmpInst::FCMP_UGT:   FOC = ISD::SETGT; FPC = ISD::SETUGT; break;
1524     case FCmpInst::FCMP_UGE:   FOC = ISD::SETGE; FPC = ISD::SETUGE; break;
1525     case FCmpInst::FCMP_ULT:   FOC = ISD::SETLT; FPC = ISD::SETULT; break;
1526     case FCmpInst::FCMP_ULE:   FOC = ISD::SETLE; FPC = ISD::SETULE; break;
1527     case FCmpInst::FCMP_UNE:   FOC = ISD::SETNE; FPC = ISD::SETUNE; break;
1528     case FCmpInst::FCMP_TRUE:  FOC = FPC = ISD::SETTRUE; break;
1529     default:
1530       assert(!"Invalid FCmp predicate value");
1531       FOC = FPC = ISD::SETFALSE;
1532       break;
1533   }
1534   if (FiniteOnlyFPMath())
1535     Condition = FOC;
1536   else 
1537     Condition = FPC;
1538   setValue(&I, DAG.getSetCC(MVT::i1, Op1, Op2, Condition));
1539 }
1540
1541 void SelectionDAGLowering::visitSelect(User &I) {
1542   SDOperand Cond     = getValue(I.getOperand(0));
1543   SDOperand TrueVal  = getValue(I.getOperand(1));
1544   SDOperand FalseVal = getValue(I.getOperand(2));
1545   if (!isa<VectorType>(I.getType())) {
1546     setValue(&I, DAG.getNode(ISD::SELECT, TrueVal.getValueType(), Cond,
1547                              TrueVal, FalseVal));
1548   } else {
1549     setValue(&I, DAG.getNode(ISD::VSELECT, MVT::Vector, Cond, TrueVal, FalseVal,
1550                              *(TrueVal.Val->op_end()-2),
1551                              *(TrueVal.Val->op_end()-1)));
1552   }
1553 }
1554
1555
1556 void SelectionDAGLowering::visitTrunc(User &I) {
1557   // TruncInst cannot be a no-op cast because sizeof(src) > sizeof(dest).
1558   SDOperand N = getValue(I.getOperand(0));
1559   MVT::ValueType DestVT = TLI.getValueType(I.getType());
1560   setValue(&I, DAG.getNode(ISD::TRUNCATE, DestVT, N));
1561 }
1562
1563 void SelectionDAGLowering::visitZExt(User &I) {
1564   // ZExt cannot be a no-op cast because sizeof(src) < sizeof(dest).
1565   // ZExt also can't be a cast to bool for same reason. So, nothing much to do
1566   SDOperand N = getValue(I.getOperand(0));
1567   MVT::ValueType DestVT = TLI.getValueType(I.getType());
1568   setValue(&I, DAG.getNode(ISD::ZERO_EXTEND, DestVT, N));
1569 }
1570
1571 void SelectionDAGLowering::visitSExt(User &I) {
1572   // SExt cannot be a no-op cast because sizeof(src) < sizeof(dest).
1573   // SExt also can't be a cast to bool for same reason. So, nothing much to do
1574   SDOperand N = getValue(I.getOperand(0));
1575   MVT::ValueType DestVT = TLI.getValueType(I.getType());
1576   setValue(&I, DAG.getNode(ISD::SIGN_EXTEND, DestVT, N));
1577 }
1578
1579 void SelectionDAGLowering::visitFPTrunc(User &I) {
1580   // FPTrunc is never a no-op cast, no need to check
1581   SDOperand N = getValue(I.getOperand(0));
1582   MVT::ValueType DestVT = TLI.getValueType(I.getType());
1583   setValue(&I, DAG.getNode(ISD::FP_ROUND, DestVT, N));
1584 }
1585
1586 void SelectionDAGLowering::visitFPExt(User &I){ 
1587   // FPTrunc is never a no-op cast, no need to check
1588   SDOperand N = getValue(I.getOperand(0));
1589   MVT::ValueType DestVT = TLI.getValueType(I.getType());
1590   setValue(&I, DAG.getNode(ISD::FP_EXTEND, DestVT, N));
1591 }
1592
1593 void SelectionDAGLowering::visitFPToUI(User &I) { 
1594   // FPToUI is never a no-op cast, no need to check
1595   SDOperand N = getValue(I.getOperand(0));
1596   MVT::ValueType DestVT = TLI.getValueType(I.getType());
1597   setValue(&I, DAG.getNode(ISD::FP_TO_UINT, DestVT, N));
1598 }
1599
1600 void SelectionDAGLowering::visitFPToSI(User &I) {
1601   // FPToSI is never a no-op cast, no need to check
1602   SDOperand N = getValue(I.getOperand(0));
1603   MVT::ValueType DestVT = TLI.getValueType(I.getType());
1604   setValue(&I, DAG.getNode(ISD::FP_TO_SINT, DestVT, N));
1605 }
1606
1607 void SelectionDAGLowering::visitUIToFP(User &I) { 
1608   // UIToFP is never a no-op cast, no need to check
1609   SDOperand N = getValue(I.getOperand(0));
1610   MVT::ValueType DestVT = TLI.getValueType(I.getType());
1611   setValue(&I, DAG.getNode(ISD::UINT_TO_FP, DestVT, N));
1612 }
1613
1614 void SelectionDAGLowering::visitSIToFP(User &I){ 
1615   // UIToFP is never a no-op cast, no need to check
1616   SDOperand N = getValue(I.getOperand(0));
1617   MVT::ValueType DestVT = TLI.getValueType(I.getType());
1618   setValue(&I, DAG.getNode(ISD::SINT_TO_FP, DestVT, N));
1619 }
1620
1621 void SelectionDAGLowering::visitPtrToInt(User &I) {
1622   // What to do depends on the size of the integer and the size of the pointer.
1623   // We can either truncate, zero extend, or no-op, accordingly.
1624   SDOperand N = getValue(I.getOperand(0));
1625   MVT::ValueType SrcVT = N.getValueType();
1626   MVT::ValueType DestVT = TLI.getValueType(I.getType());
1627   SDOperand Result;
1628   if (MVT::getSizeInBits(DestVT) < MVT::getSizeInBits(SrcVT))
1629     Result = DAG.getNode(ISD::TRUNCATE, DestVT, N);
1630   else 
1631     // Note: ZERO_EXTEND can handle cases where the sizes are equal too
1632     Result = DAG.getNode(ISD::ZERO_EXTEND, DestVT, N);
1633   setValue(&I, Result);
1634 }
1635
1636 void SelectionDAGLowering::visitIntToPtr(User &I) {
1637   // What to do depends on the size of the integer and the size of the pointer.
1638   // We can either truncate, zero extend, or no-op, accordingly.
1639   SDOperand N = getValue(I.getOperand(0));
1640   MVT::ValueType SrcVT = N.getValueType();
1641   MVT::ValueType DestVT = TLI.getValueType(I.getType());
1642   if (MVT::getSizeInBits(DestVT) < MVT::getSizeInBits(SrcVT))
1643     setValue(&I, DAG.getNode(ISD::TRUNCATE, DestVT, N));
1644   else 
1645     // Note: ZERO_EXTEND can handle cases where the sizes are equal too
1646     setValue(&I, DAG.getNode(ISD::ZERO_EXTEND, DestVT, N));
1647 }
1648
1649 void SelectionDAGLowering::visitBitCast(User &I) { 
1650   SDOperand N = getValue(I.getOperand(0));
1651   MVT::ValueType DestVT = TLI.getValueType(I.getType());
1652   if (DestVT == MVT::Vector) {
1653     // This is a cast to a vector from something else.  
1654     // Get information about the output vector.
1655     const VectorType *DestTy = cast<VectorType>(I.getType());
1656     MVT::ValueType EltVT = TLI.getValueType(DestTy->getElementType());
1657     setValue(&I, DAG.getNode(ISD::VBIT_CONVERT, DestVT, N, 
1658                              DAG.getConstant(DestTy->getNumElements(),MVT::i32),
1659                              DAG.getValueType(EltVT)));
1660     return;
1661   } 
1662   MVT::ValueType SrcVT = N.getValueType();
1663   if (SrcVT == MVT::Vector) {
1664     // This is a cast from a vctor to something else. 
1665     // Get information about the input vector.
1666     setValue(&I, DAG.getNode(ISD::VBIT_CONVERT, DestVT, N));
1667     return;
1668   }
1669
1670   // BitCast assures us that source and destination are the same size so this 
1671   // is either a BIT_CONVERT or a no-op.
1672   if (DestVT != N.getValueType())
1673     setValue(&I, DAG.getNode(ISD::BIT_CONVERT, DestVT, N)); // convert types
1674   else
1675     setValue(&I, N); // noop cast.
1676 }
1677
1678 void SelectionDAGLowering::visitInsertElement(User &I) {
1679   SDOperand InVec = getValue(I.getOperand(0));
1680   SDOperand InVal = getValue(I.getOperand(1));
1681   SDOperand InIdx = DAG.getNode(ISD::ZERO_EXTEND, TLI.getPointerTy(),
1682                                 getValue(I.getOperand(2)));
1683
1684   SDOperand Num = *(InVec.Val->op_end()-2);
1685   SDOperand Typ = *(InVec.Val->op_end()-1);
1686   setValue(&I, DAG.getNode(ISD::VINSERT_VECTOR_ELT, MVT::Vector,
1687                            InVec, InVal, InIdx, Num, Typ));
1688 }
1689
1690 void SelectionDAGLowering::visitExtractElement(User &I) {
1691   SDOperand InVec = getValue(I.getOperand(0));
1692   SDOperand InIdx = DAG.getNode(ISD::ZERO_EXTEND, TLI.getPointerTy(),
1693                                 getValue(I.getOperand(1)));
1694   SDOperand Typ = *(InVec.Val->op_end()-1);
1695   setValue(&I, DAG.getNode(ISD::VEXTRACT_VECTOR_ELT,
1696                            TLI.getValueType(I.getType()), InVec, InIdx));
1697 }
1698
1699 void SelectionDAGLowering::visitShuffleVector(User &I) {
1700   SDOperand V1   = getValue(I.getOperand(0));
1701   SDOperand V2   = getValue(I.getOperand(1));
1702   SDOperand Mask = getValue(I.getOperand(2));
1703
1704   SDOperand Num = *(V1.Val->op_end()-2);
1705   SDOperand Typ = *(V2.Val->op_end()-1);
1706   setValue(&I, DAG.getNode(ISD::VVECTOR_SHUFFLE, MVT::Vector,
1707                            V1, V2, Mask, Num, Typ));
1708 }
1709
1710
1711 void SelectionDAGLowering::visitGetElementPtr(User &I) {
1712   SDOperand N = getValue(I.getOperand(0));
1713   const Type *Ty = I.getOperand(0)->getType();
1714
1715   for (GetElementPtrInst::op_iterator OI = I.op_begin()+1, E = I.op_end();
1716        OI != E; ++OI) {
1717     Value *Idx = *OI;
1718     if (const StructType *StTy = dyn_cast<StructType>(Ty)) {
1719       unsigned Field = cast<ConstantInt>(Idx)->getZExtValue();
1720       if (Field) {
1721         // N = N + Offset
1722         uint64_t Offset = TD->getStructLayout(StTy)->getElementOffset(Field);
1723         N = DAG.getNode(ISD::ADD, N.getValueType(), N,
1724                         getIntPtrConstant(Offset));
1725       }
1726       Ty = StTy->getElementType(Field);
1727     } else {
1728       Ty = cast<SequentialType>(Ty)->getElementType();
1729
1730       // If this is a constant subscript, handle it quickly.
1731       if (ConstantInt *CI = dyn_cast<ConstantInt>(Idx)) {
1732         if (CI->getZExtValue() == 0) continue;
1733         uint64_t Offs = 
1734             TD->getTypeSize(Ty)*cast<ConstantInt>(CI)->getSExtValue();
1735         N = DAG.getNode(ISD::ADD, N.getValueType(), N, getIntPtrConstant(Offs));
1736         continue;
1737       }
1738       
1739       // N = N + Idx * ElementSize;
1740       uint64_t ElementSize = TD->getTypeSize(Ty);
1741       SDOperand IdxN = getValue(Idx);
1742
1743       // If the index is smaller or larger than intptr_t, truncate or extend
1744       // it.
1745       if (IdxN.getValueType() < N.getValueType()) {
1746         IdxN = DAG.getNode(ISD::SIGN_EXTEND, N.getValueType(), IdxN);
1747       } else if (IdxN.getValueType() > N.getValueType())
1748         IdxN = DAG.getNode(ISD::TRUNCATE, N.getValueType(), IdxN);
1749
1750       // If this is a multiply by a power of two, turn it into a shl
1751       // immediately.  This is a very common case.
1752       if (isPowerOf2_64(ElementSize)) {
1753         unsigned Amt = Log2_64(ElementSize);
1754         IdxN = DAG.getNode(ISD::SHL, N.getValueType(), IdxN,
1755                            DAG.getConstant(Amt, TLI.getShiftAmountTy()));
1756         N = DAG.getNode(ISD::ADD, N.getValueType(), N, IdxN);
1757         continue;
1758       }
1759       
1760       SDOperand Scale = getIntPtrConstant(ElementSize);
1761       IdxN = DAG.getNode(ISD::MUL, N.getValueType(), IdxN, Scale);
1762       N = DAG.getNode(ISD::ADD, N.getValueType(), N, IdxN);
1763     }
1764   }
1765   setValue(&I, N);
1766 }
1767
1768 void SelectionDAGLowering::visitAlloca(AllocaInst &I) {
1769   // If this is a fixed sized alloca in the entry block of the function,
1770   // allocate it statically on the stack.
1771   if (FuncInfo.StaticAllocaMap.count(&I))
1772     return;   // getValue will auto-populate this.
1773
1774   const Type *Ty = I.getAllocatedType();
1775   uint64_t TySize = TLI.getTargetData()->getTypeSize(Ty);
1776   unsigned Align =
1777     std::max((unsigned)TLI.getTargetData()->getPrefTypeAlignment(Ty),
1778              I.getAlignment());
1779
1780   SDOperand AllocSize = getValue(I.getArraySize());
1781   MVT::ValueType IntPtr = TLI.getPointerTy();
1782   if (IntPtr < AllocSize.getValueType())
1783     AllocSize = DAG.getNode(ISD::TRUNCATE, IntPtr, AllocSize);
1784   else if (IntPtr > AllocSize.getValueType())
1785     AllocSize = DAG.getNode(ISD::ZERO_EXTEND, IntPtr, AllocSize);
1786
1787   AllocSize = DAG.getNode(ISD::MUL, IntPtr, AllocSize,
1788                           getIntPtrConstant(TySize));
1789
1790   // Handle alignment.  If the requested alignment is less than or equal to the
1791   // stack alignment, ignore it and round the size of the allocation up to the
1792   // stack alignment size.  If the size is greater than the stack alignment, we
1793   // note this in the DYNAMIC_STACKALLOC node.
1794   unsigned StackAlign =
1795     TLI.getTargetMachine().getFrameInfo()->getStackAlignment();
1796   if (Align <= StackAlign) {
1797     Align = 0;
1798     // Add SA-1 to the size.
1799     AllocSize = DAG.getNode(ISD::ADD, AllocSize.getValueType(), AllocSize,
1800                             getIntPtrConstant(StackAlign-1));
1801     // Mask out the low bits for alignment purposes.
1802     AllocSize = DAG.getNode(ISD::AND, AllocSize.getValueType(), AllocSize,
1803                             getIntPtrConstant(~(uint64_t)(StackAlign-1)));
1804   }
1805
1806   SDOperand Ops[] = { getRoot(), AllocSize, getIntPtrConstant(Align) };
1807   const MVT::ValueType *VTs = DAG.getNodeValueTypes(AllocSize.getValueType(),
1808                                                     MVT::Other);
1809   SDOperand DSA = DAG.getNode(ISD::DYNAMIC_STACKALLOC, VTs, 2, Ops, 3);
1810   setValue(&I, DSA);
1811   DAG.setRoot(DSA.getValue(1));
1812
1813   // Inform the Frame Information that we have just allocated a variable-sized
1814   // object.
1815   CurMBB->getParent()->getFrameInfo()->CreateVariableSizedObject();
1816 }
1817
1818 void SelectionDAGLowering::visitLoad(LoadInst &I) {
1819   SDOperand Ptr = getValue(I.getOperand(0));
1820
1821   SDOperand Root;
1822   if (I.isVolatile())
1823     Root = getRoot();
1824   else {
1825     // Do not serialize non-volatile loads against each other.
1826     Root = DAG.getRoot();
1827   }
1828
1829   setValue(&I, getLoadFrom(I.getType(), Ptr, I.getOperand(0),
1830                            Root, I.isVolatile()));
1831 }
1832
1833 SDOperand SelectionDAGLowering::getLoadFrom(const Type *Ty, SDOperand Ptr,
1834                                             const Value *SV, SDOperand Root,
1835                                             bool isVolatile) {
1836   SDOperand L;
1837   if (const VectorType *PTy = dyn_cast<VectorType>(Ty)) {
1838     MVT::ValueType PVT = TLI.getValueType(PTy->getElementType());
1839     L = DAG.getVecLoad(PTy->getNumElements(), PVT, Root, Ptr,
1840                        DAG.getSrcValue(SV));
1841   } else {
1842     L = DAG.getLoad(TLI.getValueType(Ty), Root, Ptr, SV, 0, isVolatile);
1843   }
1844
1845   if (isVolatile)
1846     DAG.setRoot(L.getValue(1));
1847   else
1848     PendingLoads.push_back(L.getValue(1));
1849   
1850   return L;
1851 }
1852
1853
1854 void SelectionDAGLowering::visitStore(StoreInst &I) {
1855   Value *SrcV = I.getOperand(0);
1856   SDOperand Src = getValue(SrcV);
1857   SDOperand Ptr = getValue(I.getOperand(1));
1858   DAG.setRoot(DAG.getStore(getRoot(), Src, Ptr, I.getOperand(1), 0,
1859                            I.isVolatile()));
1860 }
1861
1862 /// IntrinsicCannotAccessMemory - Return true if the specified intrinsic cannot
1863 /// access memory and has no other side effects at all.
1864 static bool IntrinsicCannotAccessMemory(unsigned IntrinsicID) {
1865 #define GET_NO_MEMORY_INTRINSICS
1866 #include "llvm/Intrinsics.gen"
1867 #undef GET_NO_MEMORY_INTRINSICS
1868   return false;
1869 }
1870
1871 // IntrinsicOnlyReadsMemory - Return true if the specified intrinsic doesn't
1872 // have any side-effects or if it only reads memory.
1873 static bool IntrinsicOnlyReadsMemory(unsigned IntrinsicID) {
1874 #define GET_SIDE_EFFECT_INFO
1875 #include "llvm/Intrinsics.gen"
1876 #undef GET_SIDE_EFFECT_INFO
1877   return false;
1878 }
1879
1880 /// visitTargetIntrinsic - Lower a call of a target intrinsic to an INTRINSIC
1881 /// node.
1882 void SelectionDAGLowering::visitTargetIntrinsic(CallInst &I, 
1883                                                 unsigned Intrinsic) {
1884   bool HasChain = !IntrinsicCannotAccessMemory(Intrinsic);
1885   bool OnlyLoad = HasChain && IntrinsicOnlyReadsMemory(Intrinsic);
1886   
1887   // Build the operand list.
1888   SmallVector<SDOperand, 8> Ops;
1889   if (HasChain) {  // If this intrinsic has side-effects, chainify it.
1890     if (OnlyLoad) {
1891       // We don't need to serialize loads against other loads.
1892       Ops.push_back(DAG.getRoot());
1893     } else { 
1894       Ops.push_back(getRoot());
1895     }
1896   }
1897   
1898   // Add the intrinsic ID as an integer operand.
1899   Ops.push_back(DAG.getConstant(Intrinsic, TLI.getPointerTy()));
1900
1901   // Add all operands of the call to the operand list.
1902   for (unsigned i = 1, e = I.getNumOperands(); i != e; ++i) {
1903     SDOperand Op = getValue(I.getOperand(i));
1904     
1905     // If this is a vector type, force it to the right vector type.
1906     if (Op.getValueType() == MVT::Vector) {
1907       const VectorType *OpTy = cast<VectorType>(I.getOperand(i)->getType());
1908       MVT::ValueType EltVT = TLI.getValueType(OpTy->getElementType());
1909       
1910       MVT::ValueType VVT = MVT::getVectorType(EltVT, OpTy->getNumElements());
1911       assert(VVT != MVT::Other && "Intrinsic uses a non-legal type?");
1912       Op = DAG.getNode(ISD::VBIT_CONVERT, VVT, Op);
1913     }
1914     
1915     assert(TLI.isTypeLegal(Op.getValueType()) &&
1916            "Intrinsic uses a non-legal type?");
1917     Ops.push_back(Op);
1918   }
1919
1920   std::vector<MVT::ValueType> VTs;
1921   if (I.getType() != Type::VoidTy) {
1922     MVT::ValueType VT = TLI.getValueType(I.getType());
1923     if (VT == MVT::Vector) {
1924       const VectorType *DestTy = cast<VectorType>(I.getType());
1925       MVT::ValueType EltVT = TLI.getValueType(DestTy->getElementType());
1926       
1927       VT = MVT::getVectorType(EltVT, DestTy->getNumElements());
1928       assert(VT != MVT::Other && "Intrinsic uses a non-legal type?");
1929     }
1930     
1931     assert(TLI.isTypeLegal(VT) && "Intrinsic uses a non-legal type?");
1932     VTs.push_back(VT);
1933   }
1934   if (HasChain)
1935     VTs.push_back(MVT::Other);
1936
1937   const MVT::ValueType *VTList = DAG.getNodeValueTypes(VTs);
1938
1939   // Create the node.
1940   SDOperand Result;
1941   if (!HasChain)
1942     Result = DAG.getNode(ISD::INTRINSIC_WO_CHAIN, VTList, VTs.size(),
1943                          &Ops[0], Ops.size());
1944   else if (I.getType() != Type::VoidTy)
1945     Result = DAG.getNode(ISD::INTRINSIC_W_CHAIN, VTList, VTs.size(),
1946                          &Ops[0], Ops.size());
1947   else
1948     Result = DAG.getNode(ISD::INTRINSIC_VOID, VTList, VTs.size(),
1949                          &Ops[0], Ops.size());
1950
1951   if (HasChain) {
1952     SDOperand Chain = Result.getValue(Result.Val->getNumValues()-1);
1953     if (OnlyLoad)
1954       PendingLoads.push_back(Chain);
1955     else
1956       DAG.setRoot(Chain);
1957   }
1958   if (I.getType() != Type::VoidTy) {
1959     if (const VectorType *PTy = dyn_cast<VectorType>(I.getType())) {
1960       MVT::ValueType EVT = TLI.getValueType(PTy->getElementType());
1961       Result = DAG.getNode(ISD::VBIT_CONVERT, MVT::Vector, Result,
1962                            DAG.getConstant(PTy->getNumElements(), MVT::i32),
1963                            DAG.getValueType(EVT));
1964     } 
1965     setValue(&I, Result);
1966   }
1967 }
1968
1969 /// visitIntrinsicCall - Lower the call to the specified intrinsic function.  If
1970 /// we want to emit this as a call to a named external function, return the name
1971 /// otherwise lower it and return null.
1972 const char *
1973 SelectionDAGLowering::visitIntrinsicCall(CallInst &I, unsigned Intrinsic) {
1974   switch (Intrinsic) {
1975   default:
1976     // By default, turn this into a target intrinsic node.
1977     visitTargetIntrinsic(I, Intrinsic);
1978     return 0;
1979   case Intrinsic::vastart:  visitVAStart(I); return 0;
1980   case Intrinsic::vaend:    visitVAEnd(I); return 0;
1981   case Intrinsic::vacopy:   visitVACopy(I); return 0;
1982   case Intrinsic::returnaddress:
1983     setValue(&I, DAG.getNode(ISD::RETURNADDR, TLI.getPointerTy(),
1984                              getValue(I.getOperand(1))));
1985     return 0;
1986   case Intrinsic::frameaddress:
1987     setValue(&I, DAG.getNode(ISD::FRAMEADDR, TLI.getPointerTy(),
1988                              getValue(I.getOperand(1))));
1989     return 0;
1990   case Intrinsic::setjmp:
1991     return "_setjmp"+!TLI.usesUnderscoreSetJmp();
1992     break;
1993   case Intrinsic::longjmp:
1994     return "_longjmp"+!TLI.usesUnderscoreLongJmp();
1995     break;
1996   case Intrinsic::memcpy_i32:
1997   case Intrinsic::memcpy_i64:
1998     visitMemIntrinsic(I, ISD::MEMCPY);
1999     return 0;
2000   case Intrinsic::memset_i32:
2001   case Intrinsic::memset_i64:
2002     visitMemIntrinsic(I, ISD::MEMSET);
2003     return 0;
2004   case Intrinsic::memmove_i32:
2005   case Intrinsic::memmove_i64:
2006     visitMemIntrinsic(I, ISD::MEMMOVE);
2007     return 0;
2008     
2009   case Intrinsic::dbg_stoppoint: {
2010     MachineModuleInfo *MMI = DAG.getMachineModuleInfo();
2011     DbgStopPointInst &SPI = cast<DbgStopPointInst>(I);
2012     if (MMI && SPI.getContext() && MMI->Verify(SPI.getContext())) {
2013       SDOperand Ops[5];
2014
2015       Ops[0] = getRoot();
2016       Ops[1] = getValue(SPI.getLineValue());
2017       Ops[2] = getValue(SPI.getColumnValue());
2018
2019       DebugInfoDesc *DD = MMI->getDescFor(SPI.getContext());
2020       assert(DD && "Not a debug information descriptor");
2021       CompileUnitDesc *CompileUnit = cast<CompileUnitDesc>(DD);
2022       
2023       Ops[3] = DAG.getString(CompileUnit->getFileName());
2024       Ops[4] = DAG.getString(CompileUnit->getDirectory());
2025       
2026       DAG.setRoot(DAG.getNode(ISD::LOCATION, MVT::Other, Ops, 5));
2027     }
2028
2029     return 0;
2030   }
2031   case Intrinsic::dbg_region_start: {
2032     MachineModuleInfo *MMI = DAG.getMachineModuleInfo();
2033     DbgRegionStartInst &RSI = cast<DbgRegionStartInst>(I);
2034     if (MMI && RSI.getContext() && MMI->Verify(RSI.getContext())) {
2035       unsigned LabelID = MMI->RecordRegionStart(RSI.getContext());
2036       DAG.setRoot(DAG.getNode(ISD::LABEL, MVT::Other, getRoot(),
2037                               DAG.getConstant(LabelID, MVT::i32)));
2038     }
2039
2040     return 0;
2041   }
2042   case Intrinsic::dbg_region_end: {
2043     MachineModuleInfo *MMI = DAG.getMachineModuleInfo();
2044     DbgRegionEndInst &REI = cast<DbgRegionEndInst>(I);
2045     if (MMI && REI.getContext() && MMI->Verify(REI.getContext())) {
2046       unsigned LabelID = MMI->RecordRegionEnd(REI.getContext());
2047       DAG.setRoot(DAG.getNode(ISD::LABEL, MVT::Other,
2048                               getRoot(), DAG.getConstant(LabelID, MVT::i32)));
2049     }
2050
2051     return 0;
2052   }
2053   case Intrinsic::dbg_func_start: {
2054     MachineModuleInfo *MMI = DAG.getMachineModuleInfo();
2055     DbgFuncStartInst &FSI = cast<DbgFuncStartInst>(I);
2056     if (MMI && FSI.getSubprogram() &&
2057         MMI->Verify(FSI.getSubprogram())) {
2058       unsigned LabelID = MMI->RecordRegionStart(FSI.getSubprogram());
2059       DAG.setRoot(DAG.getNode(ISD::LABEL, MVT::Other,
2060                   getRoot(), DAG.getConstant(LabelID, MVT::i32)));
2061     }
2062
2063     return 0;
2064   }
2065   case Intrinsic::dbg_declare: {
2066     MachineModuleInfo *MMI = DAG.getMachineModuleInfo();
2067     DbgDeclareInst &DI = cast<DbgDeclareInst>(I);
2068     if (MMI && DI.getVariable() && MMI->Verify(DI.getVariable())) {
2069       SDOperand AddressOp  = getValue(DI.getAddress());
2070       if (FrameIndexSDNode *FI = dyn_cast<FrameIndexSDNode>(AddressOp))
2071         MMI->RecordVariable(DI.getVariable(), FI->getIndex());
2072     }
2073
2074     return 0;
2075   }
2076     
2077   case Intrinsic::eh_exception: {
2078     MachineModuleInfo *MMI = DAG.getMachineModuleInfo();
2079     
2080     if (MMI) {
2081       // Add a label to mark the beginning of the landing pad.  Deletion of the
2082       // landing pad can thus be detected via the MachineModuleInfo.
2083       unsigned LabelID = MMI->addLandingPad(CurMBB);
2084       DAG.setRoot(DAG.getNode(ISD::LABEL, MVT::Other, DAG.getEntryNode(),
2085                               DAG.getConstant(LabelID, MVT::i32)));
2086       
2087       // Mark exception register as live in.
2088       unsigned Reg = TLI.getExceptionAddressRegister();
2089       if (Reg) CurMBB->addLiveIn(Reg);
2090       
2091       // Insert the EXCEPTIONADDR instruction.
2092       SDVTList VTs = DAG.getVTList(TLI.getPointerTy(), MVT::Other);
2093       SDOperand Ops[1];
2094       Ops[0] = DAG.getRoot();
2095       SDOperand Op = DAG.getNode(ISD::EXCEPTIONADDR, VTs, Ops, 1);
2096       setValue(&I, Op);
2097       DAG.setRoot(Op.getValue(1));
2098     }
2099     return 0;
2100   }
2101
2102   case Intrinsic::eh_handlers: {
2103     MachineModuleInfo *MMI = DAG.getMachineModuleInfo();
2104     
2105     if (MMI) {
2106       // Inform the MachineModuleInfo of the personality for this landing pad.
2107       ConstantExpr *CE = dyn_cast<ConstantExpr>(I.getOperand(2));
2108       assert(CE && CE->getOpcode() == Instruction::BitCast &&
2109              isa<Function>(CE->getOperand(0)) &&
2110              "Personality should be a function");
2111       MMI->addPersonality(CurMBB, cast<Function>(CE->getOperand(0)));
2112
2113       // Gather all the type infos for this landing pad and pass them along to
2114       // MachineModuleInfo.
2115       std::vector<GlobalVariable *> TyInfo;
2116       for (unsigned i = 3, N = I.getNumOperands(); i < N; ++i) {
2117         ConstantExpr *CE = dyn_cast<ConstantExpr>(I.getOperand(i));
2118         if (CE && CE->getOpcode() == Instruction::BitCast &&
2119             isa<GlobalVariable>(CE->getOperand(0))) {
2120           TyInfo.push_back(cast<GlobalVariable>(CE->getOperand(0)));
2121         } else {
2122           ConstantInt *CI = dyn_cast<ConstantInt>(I.getOperand(i));
2123           assert(CI && CI->getZExtValue() == 0 &&
2124             "TypeInfo must be a global variable typeinfo or NULL");
2125           TyInfo.push_back(NULL);
2126         }
2127       }
2128       MMI->addCatchTypeInfo(CurMBB, TyInfo);
2129       
2130       // Mark exception selector register as live in.
2131       unsigned Reg = TLI.getExceptionSelectorRegister();
2132       if (Reg) CurMBB->addLiveIn(Reg);
2133
2134       // Insert the EHSELECTION instruction.
2135       SDVTList VTs = DAG.getVTList(TLI.getPointerTy(), MVT::Other);
2136       SDOperand Ops[2];
2137       Ops[0] = getValue(I.getOperand(1));
2138       Ops[1] = getRoot();
2139       SDOperand Op = DAG.getNode(ISD::EHSELECTION, VTs, Ops, 2);
2140       setValue(&I, Op);
2141       DAG.setRoot(Op.getValue(1));
2142     }
2143     
2144     return 0;
2145   }
2146   
2147   case Intrinsic::eh_typeid_for: {
2148     MachineModuleInfo *MMI = DAG.getMachineModuleInfo();
2149     
2150     if (MMI) {
2151       // Find the type id for the given typeinfo.
2152       GlobalVariable *GV = NULL;
2153       ConstantExpr *CE = dyn_cast<ConstantExpr>(I.getOperand(1));
2154       if (CE && CE->getOpcode() == Instruction::BitCast &&
2155           isa<GlobalVariable>(CE->getOperand(0))) {
2156         GV = cast<GlobalVariable>(CE->getOperand(0));
2157       } else {
2158         ConstantInt *CI = dyn_cast<ConstantInt>(I.getOperand(1));
2159         assert(CI && CI->getZExtValue() == 0 &&
2160           "TypeInfo must be a global variable typeinfo or NULL");
2161         GV = NULL;
2162       }
2163       
2164       unsigned TypeID = MMI->getTypeIDFor(GV);
2165       setValue(&I, DAG.getConstant(TypeID, MVT::i32));
2166     }
2167
2168     return 0;
2169   }
2170
2171   case Intrinsic::sqrt_f32:
2172   case Intrinsic::sqrt_f64:
2173     setValue(&I, DAG.getNode(ISD::FSQRT,
2174                              getValue(I.getOperand(1)).getValueType(),
2175                              getValue(I.getOperand(1))));
2176     return 0;
2177   case Intrinsic::powi_f32:
2178   case Intrinsic::powi_f64:
2179     setValue(&I, DAG.getNode(ISD::FPOWI,
2180                              getValue(I.getOperand(1)).getValueType(),
2181                              getValue(I.getOperand(1)),
2182                              getValue(I.getOperand(2))));
2183     return 0;
2184   case Intrinsic::pcmarker: {
2185     SDOperand Tmp = getValue(I.getOperand(1));
2186     DAG.setRoot(DAG.getNode(ISD::PCMARKER, MVT::Other, getRoot(), Tmp));
2187     return 0;
2188   }
2189   case Intrinsic::readcyclecounter: {
2190     SDOperand Op = getRoot();
2191     SDOperand Tmp = DAG.getNode(ISD::READCYCLECOUNTER,
2192                                 DAG.getNodeValueTypes(MVT::i64, MVT::Other), 2,
2193                                 &Op, 1);
2194     setValue(&I, Tmp);
2195     DAG.setRoot(Tmp.getValue(1));
2196     return 0;
2197   }
2198   case Intrinsic::bswap_i16:
2199   case Intrinsic::bswap_i32:
2200   case Intrinsic::bswap_i64:
2201     setValue(&I, DAG.getNode(ISD::BSWAP,
2202                              getValue(I.getOperand(1)).getValueType(),
2203                              getValue(I.getOperand(1))));
2204     return 0;
2205   case Intrinsic::cttz_i8:
2206   case Intrinsic::cttz_i16:
2207   case Intrinsic::cttz_i32:
2208   case Intrinsic::cttz_i64:
2209     setValue(&I, DAG.getNode(ISD::CTTZ,
2210                              getValue(I.getOperand(1)).getValueType(),
2211                              getValue(I.getOperand(1))));
2212     return 0;
2213   case Intrinsic::ctlz_i8:
2214   case Intrinsic::ctlz_i16:
2215   case Intrinsic::ctlz_i32:
2216   case Intrinsic::ctlz_i64:
2217     setValue(&I, DAG.getNode(ISD::CTLZ,
2218                              getValue(I.getOperand(1)).getValueType(),
2219                              getValue(I.getOperand(1))));
2220     return 0;
2221   case Intrinsic::ctpop_i8:
2222   case Intrinsic::ctpop_i16:
2223   case Intrinsic::ctpop_i32:
2224   case Intrinsic::ctpop_i64:
2225     setValue(&I, DAG.getNode(ISD::CTPOP,
2226                              getValue(I.getOperand(1)).getValueType(),
2227                              getValue(I.getOperand(1))));
2228     return 0;
2229   case Intrinsic::stacksave: {
2230     SDOperand Op = getRoot();
2231     SDOperand Tmp = DAG.getNode(ISD::STACKSAVE,
2232               DAG.getNodeValueTypes(TLI.getPointerTy(), MVT::Other), 2, &Op, 1);
2233     setValue(&I, Tmp);
2234     DAG.setRoot(Tmp.getValue(1));
2235     return 0;
2236   }
2237   case Intrinsic::stackrestore: {
2238     SDOperand Tmp = getValue(I.getOperand(1));
2239     DAG.setRoot(DAG.getNode(ISD::STACKRESTORE, MVT::Other, getRoot(), Tmp));
2240     return 0;
2241   }
2242   case Intrinsic::prefetch:
2243     // FIXME: Currently discarding prefetches.
2244     return 0;
2245   }
2246 }
2247
2248
2249 void SelectionDAGLowering::LowerCallTo(CallInst &I,
2250                                        SDOperand Callee, unsigned OpIdx) {
2251   const PointerType *PT = cast<PointerType>(I.getCalledValue()->getType());
2252   const FunctionType *FTy = cast<FunctionType>(PT->getElementType());
2253
2254   TargetLowering::ArgListTy Args;
2255   TargetLowering::ArgListEntry Entry;
2256   Args.reserve(I.getNumOperands());
2257   for (unsigned i = OpIdx, e = I.getNumOperands(); i != e; ++i) {
2258     Value *Arg = I.getOperand(i);
2259     SDOperand ArgNode = getValue(Arg);
2260     Entry.Node = ArgNode; Entry.Ty = Arg->getType();
2261     Entry.isSigned = FTy->paramHasAttr(i, FunctionType::SExtAttribute);
2262     Entry.isInReg  = FTy->paramHasAttr(i, FunctionType::InRegAttribute);
2263     Entry.isSRet   = FTy->paramHasAttr(i, FunctionType::StructRetAttribute);
2264     Args.push_back(Entry);
2265   }
2266
2267   std::pair<SDOperand,SDOperand> Result =
2268     TLI.LowerCallTo(getRoot(), I.getType(), 
2269                     FTy->paramHasAttr(0,FunctionType::SExtAttribute),
2270                     FTy->isVarArg(), I.getCallingConv(), I.isTailCall(), 
2271                     Callee, Args, DAG);
2272   if (I.getType() != Type::VoidTy)
2273     setValue(&I, Result.first);
2274   DAG.setRoot(Result.second);
2275 }
2276
2277
2278 void SelectionDAGLowering::visitCall(CallInst &I) {
2279   const char *RenameFn = 0;
2280   if (Function *F = I.getCalledFunction()) {
2281     if (F->isDeclaration())
2282       if (unsigned IID = F->getIntrinsicID()) {
2283         RenameFn = visitIntrinsicCall(I, IID);
2284         if (!RenameFn)
2285           return;
2286       } else {    // Not an LLVM intrinsic.
2287         const std::string &Name = F->getName();
2288         if (Name[0] == 'c' && (Name == "copysign" || Name == "copysignf")) {
2289           if (I.getNumOperands() == 3 &&   // Basic sanity checks.
2290               I.getOperand(1)->getType()->isFloatingPoint() &&
2291               I.getType() == I.getOperand(1)->getType() &&
2292               I.getType() == I.getOperand(2)->getType()) {
2293             SDOperand LHS = getValue(I.getOperand(1));
2294             SDOperand RHS = getValue(I.getOperand(2));
2295             setValue(&I, DAG.getNode(ISD::FCOPYSIGN, LHS.getValueType(),
2296                                      LHS, RHS));
2297             return;
2298           }
2299         } else if (Name[0] == 'f' && (Name == "fabs" || Name == "fabsf")) {
2300           if (I.getNumOperands() == 2 &&   // Basic sanity checks.
2301               I.getOperand(1)->getType()->isFloatingPoint() &&
2302               I.getType() == I.getOperand(1)->getType()) {
2303             SDOperand Tmp = getValue(I.getOperand(1));
2304             setValue(&I, DAG.getNode(ISD::FABS, Tmp.getValueType(), Tmp));
2305             return;
2306           }
2307         } else if (Name[0] == 's' && (Name == "sin" || Name == "sinf")) {
2308           if (I.getNumOperands() == 2 &&   // Basic sanity checks.
2309               I.getOperand(1)->getType()->isFloatingPoint() &&
2310               I.getType() == I.getOperand(1)->getType()) {
2311             SDOperand Tmp = getValue(I.getOperand(1));
2312             setValue(&I, DAG.getNode(ISD::FSIN, Tmp.getValueType(), Tmp));
2313             return;
2314           }
2315         } else if (Name[0] == 'c' && (Name == "cos" || Name == "cosf")) {
2316           if (I.getNumOperands() == 2 &&   // Basic sanity checks.
2317               I.getOperand(1)->getType()->isFloatingPoint() &&
2318               I.getType() == I.getOperand(1)->getType()) {
2319             SDOperand Tmp = getValue(I.getOperand(1));
2320             setValue(&I, DAG.getNode(ISD::FCOS, Tmp.getValueType(), Tmp));
2321             return;
2322           }
2323         }
2324       }
2325   } else if (isa<InlineAsm>(I.getOperand(0))) {
2326     visitInlineAsm(I);
2327     return;
2328   }
2329
2330   SDOperand Callee;
2331   if (!RenameFn)
2332     Callee = getValue(I.getOperand(0));
2333   else
2334     Callee = DAG.getExternalSymbol(RenameFn, TLI.getPointerTy());
2335     
2336   LowerCallTo(I, Callee, 1);
2337 }
2338
2339
2340 SDOperand RegsForValue::getCopyFromRegs(SelectionDAG &DAG,
2341                                         SDOperand &Chain, SDOperand &Flag)const{
2342   SDOperand Val = DAG.getCopyFromReg(Chain, Regs[0], RegVT, Flag);
2343   Chain = Val.getValue(1);
2344   Flag  = Val.getValue(2);
2345   
2346   // If the result was expanded, copy from the top part.
2347   if (Regs.size() > 1) {
2348     assert(Regs.size() == 2 &&
2349            "Cannot expand to more than 2 elts yet!");
2350     SDOperand Hi = DAG.getCopyFromReg(Chain, Regs[1], RegVT, Flag);
2351     Chain = Hi.getValue(1);
2352     Flag  = Hi.getValue(2);
2353     if (DAG.getTargetLoweringInfo().isLittleEndian())
2354       return DAG.getNode(ISD::BUILD_PAIR, ValueVT, Val, Hi);
2355     else
2356       return DAG.getNode(ISD::BUILD_PAIR, ValueVT, Hi, Val);
2357   }
2358
2359   // Otherwise, if the return value was promoted or extended, truncate it to the
2360   // appropriate type.
2361   if (RegVT == ValueVT)
2362     return Val;
2363   
2364   if (MVT::isInteger(RegVT)) {
2365     if (ValueVT < RegVT)
2366       return DAG.getNode(ISD::TRUNCATE, ValueVT, Val);
2367     else
2368       return DAG.getNode(ISD::ANY_EXTEND, ValueVT, Val);
2369   } else {
2370     return DAG.getNode(ISD::FP_ROUND, ValueVT, Val);
2371   }
2372 }
2373
2374 /// getCopyToRegs - Emit a series of CopyToReg nodes that copies the
2375 /// specified value into the registers specified by this object.  This uses 
2376 /// Chain/Flag as the input and updates them for the output Chain/Flag.
2377 void RegsForValue::getCopyToRegs(SDOperand Val, SelectionDAG &DAG,
2378                                  SDOperand &Chain, SDOperand &Flag,
2379                                  MVT::ValueType PtrVT) const {
2380   if (Regs.size() == 1) {
2381     // If there is a single register and the types differ, this must be
2382     // a promotion.
2383     if (RegVT != ValueVT) {
2384       if (MVT::isInteger(RegVT)) {
2385         if (RegVT < ValueVT)
2386           Val = DAG.getNode(ISD::TRUNCATE, RegVT, Val);
2387         else
2388           Val = DAG.getNode(ISD::ANY_EXTEND, RegVT, Val);
2389       } else
2390         Val = DAG.getNode(ISD::FP_EXTEND, RegVT, Val);
2391     }
2392     Chain = DAG.getCopyToReg(Chain, Regs[0], Val, Flag);
2393     Flag = Chain.getValue(1);
2394   } else {
2395     std::vector<unsigned> R(Regs);
2396     if (!DAG.getTargetLoweringInfo().isLittleEndian())
2397       std::reverse(R.begin(), R.end());
2398     
2399     for (unsigned i = 0, e = R.size(); i != e; ++i) {
2400       SDOperand Part = DAG.getNode(ISD::EXTRACT_ELEMENT, RegVT, Val, 
2401                                    DAG.getConstant(i, PtrVT));
2402       Chain = DAG.getCopyToReg(Chain, R[i], Part, Flag);
2403       Flag = Chain.getValue(1);
2404     }
2405   }
2406 }
2407
2408 /// AddInlineAsmOperands - Add this value to the specified inlineasm node
2409 /// operand list.  This adds the code marker and includes the number of 
2410 /// values added into it.
2411 void RegsForValue::AddInlineAsmOperands(unsigned Code, SelectionDAG &DAG,
2412                                         std::vector<SDOperand> &Ops) const {
2413   Ops.push_back(DAG.getConstant(Code | (Regs.size() << 3), MVT::i32));
2414   for (unsigned i = 0, e = Regs.size(); i != e; ++i)
2415     Ops.push_back(DAG.getRegister(Regs[i], RegVT));
2416 }
2417
2418 /// isAllocatableRegister - If the specified register is safe to allocate, 
2419 /// i.e. it isn't a stack pointer or some other special register, return the
2420 /// register class for the register.  Otherwise, return null.
2421 static const TargetRegisterClass *
2422 isAllocatableRegister(unsigned Reg, MachineFunction &MF,
2423                       const TargetLowering &TLI, const MRegisterInfo *MRI) {
2424   MVT::ValueType FoundVT = MVT::Other;
2425   const TargetRegisterClass *FoundRC = 0;
2426   for (MRegisterInfo::regclass_iterator RCI = MRI->regclass_begin(),
2427        E = MRI->regclass_end(); RCI != E; ++RCI) {
2428     MVT::ValueType ThisVT = MVT::Other;
2429
2430     const TargetRegisterClass *RC = *RCI;
2431     // If none of the the value types for this register class are valid, we 
2432     // can't use it.  For example, 64-bit reg classes on 32-bit targets.
2433     for (TargetRegisterClass::vt_iterator I = RC->vt_begin(), E = RC->vt_end();
2434          I != E; ++I) {
2435       if (TLI.isTypeLegal(*I)) {
2436         // If we have already found this register in a different register class,
2437         // choose the one with the largest VT specified.  For example, on
2438         // PowerPC, we favor f64 register classes over f32.
2439         if (FoundVT == MVT::Other || 
2440             MVT::getSizeInBits(FoundVT) < MVT::getSizeInBits(*I)) {
2441           ThisVT = *I;
2442           break;
2443         }
2444       }
2445     }
2446     
2447     if (ThisVT == MVT::Other) continue;
2448     
2449     // NOTE: This isn't ideal.  In particular, this might allocate the
2450     // frame pointer in functions that need it (due to them not being taken
2451     // out of allocation, because a variable sized allocation hasn't been seen
2452     // yet).  This is a slight code pessimization, but should still work.
2453     for (TargetRegisterClass::iterator I = RC->allocation_order_begin(MF),
2454          E = RC->allocation_order_end(MF); I != E; ++I)
2455       if (*I == Reg) {
2456         // We found a matching register class.  Keep looking at others in case
2457         // we find one with larger registers that this physreg is also in.
2458         FoundRC = RC;
2459         FoundVT = ThisVT;
2460         break;
2461       }
2462   }
2463   return FoundRC;
2464 }    
2465
2466 RegsForValue SelectionDAGLowering::
2467 GetRegistersForValue(const std::string &ConstrCode,
2468                      MVT::ValueType VT, bool isOutReg, bool isInReg,
2469                      std::set<unsigned> &OutputRegs, 
2470                      std::set<unsigned> &InputRegs) {
2471   std::pair<unsigned, const TargetRegisterClass*> PhysReg = 
2472     TLI.getRegForInlineAsmConstraint(ConstrCode, VT);
2473   std::vector<unsigned> Regs;
2474
2475   unsigned NumRegs = VT != MVT::Other ? TLI.getNumElements(VT) : 1;
2476   MVT::ValueType RegVT;
2477   MVT::ValueType ValueVT = VT;
2478   
2479   // If this is a constraint for a specific physical register, like {r17},
2480   // assign it now.
2481   if (PhysReg.first) {
2482     if (VT == MVT::Other)
2483       ValueVT = *PhysReg.second->vt_begin();
2484     
2485     // Get the actual register value type.  This is important, because the user
2486     // may have asked for (e.g.) the AX register in i32 type.  We need to
2487     // remember that AX is actually i16 to get the right extension.
2488     RegVT = *PhysReg.second->vt_begin();
2489     
2490     // This is a explicit reference to a physical register.
2491     Regs.push_back(PhysReg.first);
2492
2493     // If this is an expanded reference, add the rest of the regs to Regs.
2494     if (NumRegs != 1) {
2495       TargetRegisterClass::iterator I = PhysReg.second->begin();
2496       TargetRegisterClass::iterator E = PhysReg.second->end();
2497       for (; *I != PhysReg.first; ++I)
2498         assert(I != E && "Didn't find reg!"); 
2499       
2500       // Already added the first reg.
2501       --NumRegs; ++I;
2502       for (; NumRegs; --NumRegs, ++I) {
2503         assert(I != E && "Ran out of registers to allocate!");
2504         Regs.push_back(*I);
2505       }
2506     }
2507     return RegsForValue(Regs, RegVT, ValueVT);
2508   }
2509   
2510   // Otherwise, if this was a reference to an LLVM register class, create vregs
2511   // for this reference.
2512   std::vector<unsigned> RegClassRegs;
2513   if (PhysReg.second) {
2514     // If this is an early clobber or tied register, our regalloc doesn't know
2515     // how to maintain the constraint.  If it isn't, go ahead and create vreg
2516     // and let the regalloc do the right thing.
2517     if (!isOutReg || !isInReg) {
2518       if (VT == MVT::Other)
2519         ValueVT = *PhysReg.second->vt_begin();
2520       RegVT = *PhysReg.second->vt_begin();
2521
2522       // Create the appropriate number of virtual registers.
2523       SSARegMap *RegMap = DAG.getMachineFunction().getSSARegMap();
2524       for (; NumRegs; --NumRegs)
2525         Regs.push_back(RegMap->createVirtualRegister(PhysReg.second));
2526       
2527       return RegsForValue(Regs, RegVT, ValueVT);
2528     }
2529     
2530     // Otherwise, we can't allocate it.  Let the code below figure out how to
2531     // maintain these constraints.
2532     RegClassRegs.assign(PhysReg.second->begin(), PhysReg.second->end());
2533     
2534   } else {
2535     // This is a reference to a register class that doesn't directly correspond
2536     // to an LLVM register class.  Allocate NumRegs consecutive, available,
2537     // registers from the class.
2538     RegClassRegs = TLI.getRegClassForInlineAsmConstraint(ConstrCode, VT);
2539   }
2540
2541   const MRegisterInfo *MRI = DAG.getTarget().getRegisterInfo();
2542   MachineFunction &MF = *CurMBB->getParent();
2543   unsigned NumAllocated = 0;
2544   for (unsigned i = 0, e = RegClassRegs.size(); i != e; ++i) {
2545     unsigned Reg = RegClassRegs[i];
2546     // See if this register is available.
2547     if ((isOutReg && OutputRegs.count(Reg)) ||   // Already used.
2548         (isInReg  && InputRegs.count(Reg))) {    // Already used.
2549       // Make sure we find consecutive registers.
2550       NumAllocated = 0;
2551       continue;
2552     }
2553     
2554     // Check to see if this register is allocatable (i.e. don't give out the
2555     // stack pointer).
2556     const TargetRegisterClass *RC = isAllocatableRegister(Reg, MF, TLI, MRI);
2557     if (!RC) {
2558       // Make sure we find consecutive registers.
2559       NumAllocated = 0;
2560       continue;
2561     }
2562     
2563     // Okay, this register is good, we can use it.
2564     ++NumAllocated;
2565
2566     // If we allocated enough consecutive   
2567     if (NumAllocated == NumRegs) {
2568       unsigned RegStart = (i-NumAllocated)+1;
2569       unsigned RegEnd   = i+1;
2570       // Mark all of the allocated registers used.
2571       for (unsigned i = RegStart; i != RegEnd; ++i) {
2572         unsigned Reg = RegClassRegs[i];
2573         Regs.push_back(Reg);
2574         if (isOutReg) OutputRegs.insert(Reg);    // Mark reg used.
2575         if (isInReg)  InputRegs.insert(Reg);     // Mark reg used.
2576       }
2577       
2578       return RegsForValue(Regs, *RC->vt_begin(), VT);
2579     }
2580   }
2581   
2582   // Otherwise, we couldn't allocate enough registers for this.
2583   return RegsForValue();
2584 }
2585
2586 /// getConstraintGenerality - Return an integer indicating how general CT is.
2587 static unsigned getConstraintGenerality(TargetLowering::ConstraintType CT) {
2588   switch (CT) {
2589   default: assert(0 && "Unknown constraint type!");
2590   case TargetLowering::C_Other:
2591   case TargetLowering::C_Unknown:
2592     return 0;
2593   case TargetLowering::C_Register:
2594     return 1;
2595   case TargetLowering::C_RegisterClass:
2596     return 2;
2597   case TargetLowering::C_Memory:
2598     return 3;
2599   }
2600 }
2601
2602 static std::string GetMostGeneralConstraint(std::vector<std::string> &C,
2603                                             const TargetLowering &TLI) {
2604   assert(!C.empty() && "Must have at least one constraint");
2605   if (C.size() == 1) return C[0];
2606     
2607   std::string *Current = &C[0];
2608   // If we have multiple constraints, try to pick the most general one ahead
2609   // of time.  This isn't a wonderful solution, but handles common cases.
2610   TargetLowering::ConstraintType Flavor = TLI.getConstraintType(Current[0][0]);
2611   for (unsigned j = 1, e = C.size(); j != e; ++j) {
2612     TargetLowering::ConstraintType ThisFlavor = TLI.getConstraintType(C[j][0]);
2613     if (getConstraintGenerality(ThisFlavor) > 
2614         getConstraintGenerality(Flavor)) {
2615       // This constraint letter is more general than the previous one,
2616       // use it.
2617       Flavor = ThisFlavor;
2618       Current = &C[j];
2619     }
2620   }
2621   return *Current;
2622 }
2623
2624
2625 /// visitInlineAsm - Handle a call to an InlineAsm object.
2626 ///
2627 void SelectionDAGLowering::visitInlineAsm(CallInst &I) {
2628   InlineAsm *IA = cast<InlineAsm>(I.getOperand(0));
2629   
2630   SDOperand AsmStr = DAG.getTargetExternalSymbol(IA->getAsmString().c_str(),
2631                                                  MVT::Other);
2632
2633   std::vector<InlineAsm::ConstraintInfo> Constraints = IA->ParseConstraints();
2634   std::vector<MVT::ValueType> ConstraintVTs;
2635   
2636   /// AsmNodeOperands - A list of pairs.  The first element is a register, the
2637   /// second is a bitfield where bit #0 is set if it is a use and bit #1 is set
2638   /// if it is a def of that register.
2639   std::vector<SDOperand> AsmNodeOperands;
2640   AsmNodeOperands.push_back(SDOperand());  // reserve space for input chain
2641   AsmNodeOperands.push_back(AsmStr);
2642   
2643   SDOperand Chain = getRoot();
2644   SDOperand Flag;
2645   
2646   // We fully assign registers here at isel time.  This is not optimal, but
2647   // should work.  For register classes that correspond to LLVM classes, we
2648   // could let the LLVM RA do its thing, but we currently don't.  Do a prepass
2649   // over the constraints, collecting fixed registers that we know we can't use.
2650   std::set<unsigned> OutputRegs, InputRegs;
2651   unsigned OpNum = 1;
2652   for (unsigned i = 0, e = Constraints.size(); i != e; ++i) {
2653     std::string ConstraintCode =
2654       GetMostGeneralConstraint(Constraints[i].Codes, TLI);
2655     
2656     MVT::ValueType OpVT;
2657
2658     // Compute the value type for each operand and add it to ConstraintVTs.
2659     switch (Constraints[i].Type) {
2660     case InlineAsm::isOutput:
2661       if (!Constraints[i].isIndirectOutput) {
2662         assert(I.getType() != Type::VoidTy && "Bad inline asm!");
2663         OpVT = TLI.getValueType(I.getType());
2664       } else {
2665         const Type *OpTy = I.getOperand(OpNum)->getType();
2666         OpVT = TLI.getValueType(cast<PointerType>(OpTy)->getElementType());
2667         OpNum++;  // Consumes a call operand.
2668       }
2669       break;
2670     case InlineAsm::isInput:
2671       OpVT = TLI.getValueType(I.getOperand(OpNum)->getType());
2672       OpNum++;  // Consumes a call operand.
2673       break;
2674     case InlineAsm::isClobber:
2675       OpVT = MVT::Other;
2676       break;
2677     }
2678     
2679     ConstraintVTs.push_back(OpVT);
2680
2681     if (TLI.getRegForInlineAsmConstraint(ConstraintCode, OpVT).first == 0)
2682       continue;  // Not assigned a fixed reg.
2683     
2684     // Build a list of regs that this operand uses.  This always has a single
2685     // element for promoted/expanded operands.
2686     RegsForValue Regs = GetRegistersForValue(ConstraintCode, OpVT,
2687                                              false, false,
2688                                              OutputRegs, InputRegs);
2689     
2690     switch (Constraints[i].Type) {
2691     case InlineAsm::isOutput:
2692       // We can't assign any other output to this register.
2693       OutputRegs.insert(Regs.Regs.begin(), Regs.Regs.end());
2694       // If this is an early-clobber output, it cannot be assigned to the same
2695       // value as the input reg.
2696       if (Constraints[i].isEarlyClobber || Constraints[i].hasMatchingInput)
2697         InputRegs.insert(Regs.Regs.begin(), Regs.Regs.end());
2698       break;
2699     case InlineAsm::isInput:
2700       // We can't assign any other input to this register.
2701       InputRegs.insert(Regs.Regs.begin(), Regs.Regs.end());
2702       break;
2703     case InlineAsm::isClobber:
2704       // Clobbered regs cannot be used as inputs or outputs.
2705       InputRegs.insert(Regs.Regs.begin(), Regs.Regs.end());
2706       OutputRegs.insert(Regs.Regs.begin(), Regs.Regs.end());
2707       break;
2708     }
2709   }      
2710   
2711   // Loop over all of the inputs, copying the operand values into the
2712   // appropriate registers and processing the output regs.
2713   RegsForValue RetValRegs;
2714   std::vector<std::pair<RegsForValue, Value*> > IndirectStoresToEmit;
2715   OpNum = 1;
2716   
2717   for (unsigned i = 0, e = Constraints.size(); i != e; ++i) {
2718     std::string ConstraintCode =
2719       GetMostGeneralConstraint(Constraints[i].Codes, TLI);
2720
2721     switch (Constraints[i].Type) {
2722     case InlineAsm::isOutput: {
2723       TargetLowering::ConstraintType CTy = TargetLowering::C_RegisterClass;
2724       if (ConstraintCode.size() == 1)   // not a physreg name.
2725         CTy = TLI.getConstraintType(ConstraintCode[0]);
2726       
2727       if (CTy == TargetLowering::C_Memory) {
2728         // Memory output.
2729         SDOperand InOperandVal = getValue(I.getOperand(OpNum));
2730         
2731         // Check that the operand (the address to store to) isn't a float.
2732         if (!MVT::isInteger(InOperandVal.getValueType()))
2733           assert(0 && "MATCH FAIL!");
2734         
2735         if (!Constraints[i].isIndirectOutput)
2736           assert(0 && "MATCH FAIL!");
2737
2738         OpNum++;  // Consumes a call operand.
2739         
2740         // Extend/truncate to the right pointer type if needed.
2741         MVT::ValueType PtrType = TLI.getPointerTy();
2742         if (InOperandVal.getValueType() < PtrType)
2743           InOperandVal = DAG.getNode(ISD::ZERO_EXTEND, PtrType, InOperandVal);
2744         else if (InOperandVal.getValueType() > PtrType)
2745           InOperandVal = DAG.getNode(ISD::TRUNCATE, PtrType, InOperandVal);
2746         
2747         // Add information to the INLINEASM node to know about this output.
2748         unsigned ResOpType = 4/*MEM*/ | (1 << 3);
2749         AsmNodeOperands.push_back(DAG.getConstant(ResOpType, MVT::i32));
2750         AsmNodeOperands.push_back(InOperandVal);
2751         break;
2752       }
2753
2754       // Otherwise, this is a register output.
2755       assert(CTy == TargetLowering::C_RegisterClass && "Unknown op type!");
2756
2757       // If this is an early-clobber output, or if there is an input
2758       // constraint that matches this, we need to reserve the input register
2759       // so no other inputs allocate to it.
2760       bool UsesInputRegister = false;
2761       if (Constraints[i].isEarlyClobber || Constraints[i].hasMatchingInput)
2762         UsesInputRegister = true;
2763       
2764       // Copy the output from the appropriate register.  Find a register that
2765       // we can use.
2766       RegsForValue Regs =
2767         GetRegistersForValue(ConstraintCode, ConstraintVTs[i],
2768                              true, UsesInputRegister, 
2769                              OutputRegs, InputRegs);
2770       if (Regs.Regs.empty()) {
2771         cerr << "Couldn't allocate output reg for contraint '"
2772              << ConstraintCode << "'!\n";
2773         exit(1);
2774       }
2775
2776       if (!Constraints[i].isIndirectOutput) {
2777         assert(RetValRegs.Regs.empty() &&
2778                "Cannot have multiple output constraints yet!");
2779         assert(I.getType() != Type::VoidTy && "Bad inline asm!");
2780         RetValRegs = Regs;
2781       } else {
2782         IndirectStoresToEmit.push_back(std::make_pair(Regs, 
2783                                                       I.getOperand(OpNum)));
2784         OpNum++;  // Consumes a call operand.
2785       }
2786       
2787       // Add information to the INLINEASM node to know that this register is
2788       // set.
2789       Regs.AddInlineAsmOperands(2 /*REGDEF*/, DAG, AsmNodeOperands);
2790       break;
2791     }
2792     case InlineAsm::isInput: {
2793       SDOperand InOperandVal = getValue(I.getOperand(OpNum));
2794       OpNum++;  // Consumes a call operand.
2795       
2796       if (isdigit(ConstraintCode[0])) {    // Matching constraint?
2797         // If this is required to match an output register we have already set,
2798         // just use its register.
2799         unsigned OperandNo = atoi(ConstraintCode.c_str());
2800         
2801         // Scan until we find the definition we already emitted of this operand.
2802         // When we find it, create a RegsForValue operand.
2803         unsigned CurOp = 2;  // The first operand.
2804         for (; OperandNo; --OperandNo) {
2805           // Advance to the next operand.
2806           unsigned NumOps = 
2807             cast<ConstantSDNode>(AsmNodeOperands[CurOp])->getValue();
2808           assert(((NumOps & 7) == 2 /*REGDEF*/ ||
2809                   (NumOps & 7) == 4 /*MEM*/) &&
2810                  "Skipped past definitions?");
2811           CurOp += (NumOps>>3)+1;
2812         }
2813
2814         unsigned NumOps = 
2815           cast<ConstantSDNode>(AsmNodeOperands[CurOp])->getValue();
2816         if ((NumOps & 7) == 2 /*REGDEF*/) {
2817           // Add NumOps>>3 registers to MatchedRegs.
2818           RegsForValue MatchedRegs;
2819           MatchedRegs.ValueVT = InOperandVal.getValueType();
2820           MatchedRegs.RegVT   = AsmNodeOperands[CurOp+1].getValueType();
2821           for (unsigned i = 0, e = NumOps>>3; i != e; ++i) {
2822             unsigned Reg =
2823               cast<RegisterSDNode>(AsmNodeOperands[++CurOp])->getReg();
2824             MatchedRegs.Regs.push_back(Reg);
2825           }
2826         
2827           // Use the produced MatchedRegs object to 
2828           MatchedRegs.getCopyToRegs(InOperandVal, DAG, Chain, Flag,
2829                                     TLI.getPointerTy());
2830           MatchedRegs.AddInlineAsmOperands(1 /*REGUSE*/, DAG, AsmNodeOperands);
2831           break;
2832         } else {
2833           assert((NumOps & 7) == 4/*MEM*/ && "Unknown matching constraint!");
2834           assert(0 && "matching constraints for memory operands unimp");
2835         }
2836       }
2837       
2838       TargetLowering::ConstraintType CTy = TargetLowering::C_RegisterClass;
2839       if (ConstraintCode.size() == 1)   // not a physreg name.
2840         CTy = TLI.getConstraintType(ConstraintCode[0]);
2841         
2842       if (CTy == TargetLowering::C_Other) {
2843         InOperandVal = TLI.isOperandValidForConstraint(InOperandVal,
2844                                                        ConstraintCode[0], DAG);
2845         if (!InOperandVal.Val) {
2846           cerr << "Invalid operand for inline asm constraint '"
2847                << ConstraintCode << "'!\n";
2848           exit(1);
2849         }
2850         
2851         // Add information to the INLINEASM node to know about this input.
2852         unsigned ResOpType = 3 /*IMM*/ | (1 << 3);
2853         AsmNodeOperands.push_back(DAG.getConstant(ResOpType, MVT::i32));
2854         AsmNodeOperands.push_back(InOperandVal);
2855         break;
2856       } else if (CTy == TargetLowering::C_Memory) {
2857         // Memory input.
2858         
2859         // Check that the operand isn't a float.
2860         if (!MVT::isInteger(InOperandVal.getValueType()))
2861           assert(0 && "MATCH FAIL!");
2862         
2863         // Extend/truncate to the right pointer type if needed.
2864         MVT::ValueType PtrType = TLI.getPointerTy();
2865         if (InOperandVal.getValueType() < PtrType)
2866           InOperandVal = DAG.getNode(ISD::ZERO_EXTEND, PtrType, InOperandVal);
2867         else if (InOperandVal.getValueType() > PtrType)
2868           InOperandVal = DAG.getNode(ISD::TRUNCATE, PtrType, InOperandVal);
2869
2870         // Add information to the INLINEASM node to know about this input.
2871         unsigned ResOpType = 4/*MEM*/ | (1 << 3);
2872         AsmNodeOperands.push_back(DAG.getConstant(ResOpType, MVT::i32));
2873         AsmNodeOperands.push_back(InOperandVal);
2874         break;
2875       }
2876         
2877       assert(CTy == TargetLowering::C_RegisterClass && "Unknown op type!");
2878
2879       // Copy the input into the appropriate registers.
2880       RegsForValue InRegs =
2881         GetRegistersForValue(ConstraintCode, ConstraintVTs[i],
2882                              false, true, OutputRegs, InputRegs);
2883       // FIXME: should be match fail.
2884       assert(!InRegs.Regs.empty() && "Couldn't allocate input reg!");
2885
2886       InRegs.getCopyToRegs(InOperandVal, DAG, Chain, Flag, TLI.getPointerTy());
2887       
2888       InRegs.AddInlineAsmOperands(1/*REGUSE*/, DAG, AsmNodeOperands);
2889       break;
2890     }
2891     case InlineAsm::isClobber: {
2892       RegsForValue ClobberedRegs =
2893         GetRegistersForValue(ConstraintCode, MVT::Other, false, false,
2894                              OutputRegs, InputRegs);
2895       // Add the clobbered value to the operand list, so that the register
2896       // allocator is aware that the physreg got clobbered.
2897       if (!ClobberedRegs.Regs.empty())
2898         ClobberedRegs.AddInlineAsmOperands(2/*REGDEF*/, DAG, AsmNodeOperands);
2899       break;
2900     }
2901     }
2902   }
2903   
2904   // Finish up input operands.
2905   AsmNodeOperands[0] = Chain;
2906   if (Flag.Val) AsmNodeOperands.push_back(Flag);
2907   
2908   Chain = DAG.getNode(ISD::INLINEASM, 
2909                       DAG.getNodeValueTypes(MVT::Other, MVT::Flag), 2,
2910                       &AsmNodeOperands[0], AsmNodeOperands.size());
2911   Flag = Chain.getValue(1);
2912
2913   // If this asm returns a register value, copy the result from that register
2914   // and set it as the value of the call.
2915   if (!RetValRegs.Regs.empty())
2916     setValue(&I, RetValRegs.getCopyFromRegs(DAG, Chain, Flag));
2917   
2918   std::vector<std::pair<SDOperand, Value*> > StoresToEmit;
2919   
2920   // Process indirect outputs, first output all of the flagged copies out of
2921   // physregs.
2922   for (unsigned i = 0, e = IndirectStoresToEmit.size(); i != e; ++i) {
2923     RegsForValue &OutRegs = IndirectStoresToEmit[i].first;
2924     Value *Ptr = IndirectStoresToEmit[i].second;
2925     SDOperand OutVal = OutRegs.getCopyFromRegs(DAG, Chain, Flag);
2926     StoresToEmit.push_back(std::make_pair(OutVal, Ptr));
2927   }
2928   
2929   // Emit the non-flagged stores from the physregs.
2930   SmallVector<SDOperand, 8> OutChains;
2931   for (unsigned i = 0, e = StoresToEmit.size(); i != e; ++i)
2932     OutChains.push_back(DAG.getStore(Chain,  StoresToEmit[i].first,
2933                                     getValue(StoresToEmit[i].second),
2934                                     StoresToEmit[i].second, 0));
2935   if (!OutChains.empty())
2936     Chain = DAG.getNode(ISD::TokenFactor, MVT::Other,
2937                         &OutChains[0], OutChains.size());
2938   DAG.setRoot(Chain);
2939 }
2940
2941
2942 void SelectionDAGLowering::visitMalloc(MallocInst &I) {
2943   SDOperand Src = getValue(I.getOperand(0));
2944
2945   MVT::ValueType IntPtr = TLI.getPointerTy();
2946
2947   if (IntPtr < Src.getValueType())
2948     Src = DAG.getNode(ISD::TRUNCATE, IntPtr, Src);
2949   else if (IntPtr > Src.getValueType())
2950     Src = DAG.getNode(ISD::ZERO_EXTEND, IntPtr, Src);
2951
2952   // Scale the source by the type size.
2953   uint64_t ElementSize = TD->getTypeSize(I.getType()->getElementType());
2954   Src = DAG.getNode(ISD::MUL, Src.getValueType(),
2955                     Src, getIntPtrConstant(ElementSize));
2956
2957   TargetLowering::ArgListTy Args;
2958   TargetLowering::ArgListEntry Entry;
2959   Entry.Node = Src;
2960   Entry.Ty = TLI.getTargetData()->getIntPtrType();
2961   Entry.isSigned = false;
2962   Entry.isInReg = false;
2963   Entry.isSRet = false;
2964   Args.push_back(Entry);
2965
2966   std::pair<SDOperand,SDOperand> Result =
2967     TLI.LowerCallTo(getRoot(), I.getType(), false, false, CallingConv::C, true,
2968                     DAG.getExternalSymbol("malloc", IntPtr),
2969                     Args, DAG);
2970   setValue(&I, Result.first);  // Pointers always fit in registers
2971   DAG.setRoot(Result.second);
2972 }
2973
2974 void SelectionDAGLowering::visitFree(FreeInst &I) {
2975   TargetLowering::ArgListTy Args;
2976   TargetLowering::ArgListEntry Entry;
2977   Entry.Node = getValue(I.getOperand(0));
2978   Entry.Ty = TLI.getTargetData()->getIntPtrType();
2979   Entry.isSigned = false;
2980   Entry.isInReg = false;
2981   Entry.isSRet = false;
2982   Args.push_back(Entry);
2983   MVT::ValueType IntPtr = TLI.getPointerTy();
2984   std::pair<SDOperand,SDOperand> Result =
2985     TLI.LowerCallTo(getRoot(), Type::VoidTy, false, false, CallingConv::C, true,
2986                     DAG.getExternalSymbol("free", IntPtr), Args, DAG);
2987   DAG.setRoot(Result.second);
2988 }
2989
2990 // InsertAtEndOfBasicBlock - This method should be implemented by targets that
2991 // mark instructions with the 'usesCustomDAGSchedInserter' flag.  These
2992 // instructions are special in various ways, which require special support to
2993 // insert.  The specified MachineInstr is created but not inserted into any
2994 // basic blocks, and the scheduler passes ownership of it to this method.
2995 MachineBasicBlock *TargetLowering::InsertAtEndOfBasicBlock(MachineInstr *MI,
2996                                                        MachineBasicBlock *MBB) {
2997   cerr << "If a target marks an instruction with "
2998        << "'usesCustomDAGSchedInserter', it must implement "
2999        << "TargetLowering::InsertAtEndOfBasicBlock!\n";
3000   abort();
3001   return 0;  
3002 }
3003
3004 void SelectionDAGLowering::visitVAStart(CallInst &I) {
3005   DAG.setRoot(DAG.getNode(ISD::VASTART, MVT::Other, getRoot(), 
3006                           getValue(I.getOperand(1)), 
3007                           DAG.getSrcValue(I.getOperand(1))));
3008 }
3009
3010 void SelectionDAGLowering::visitVAArg(VAArgInst &I) {
3011   SDOperand V = DAG.getVAArg(TLI.getValueType(I.getType()), getRoot(),
3012                              getValue(I.getOperand(0)),
3013                              DAG.getSrcValue(I.getOperand(0)));
3014   setValue(&I, V);
3015   DAG.setRoot(V.getValue(1));
3016 }
3017
3018 void SelectionDAGLowering::visitVAEnd(CallInst &I) {
3019   DAG.setRoot(DAG.getNode(ISD::VAEND, MVT::Other, getRoot(),
3020                           getValue(I.getOperand(1)), 
3021                           DAG.getSrcValue(I.getOperand(1))));
3022 }
3023
3024 void SelectionDAGLowering::visitVACopy(CallInst &I) {
3025   DAG.setRoot(DAG.getNode(ISD::VACOPY, MVT::Other, getRoot(), 
3026                           getValue(I.getOperand(1)), 
3027                           getValue(I.getOperand(2)),
3028                           DAG.getSrcValue(I.getOperand(1)),
3029                           DAG.getSrcValue(I.getOperand(2))));
3030 }
3031
3032 /// ExpandScalarFormalArgs - Recursively expand the formal_argument node, either
3033 /// bit_convert it or join a pair of them with a BUILD_PAIR when appropriate.
3034 static SDOperand ExpandScalarFormalArgs(MVT::ValueType VT, SDNode *Arg,
3035                                         unsigned &i, SelectionDAG &DAG,
3036                                         TargetLowering &TLI) {
3037   if (TLI.getTypeAction(VT) != TargetLowering::Expand)
3038     return SDOperand(Arg, i++);
3039
3040   MVT::ValueType EVT = TLI.getTypeToTransformTo(VT);
3041   unsigned NumVals = MVT::getSizeInBits(VT) / MVT::getSizeInBits(EVT);
3042   if (NumVals == 1) {
3043     return DAG.getNode(ISD::BIT_CONVERT, VT,
3044                        ExpandScalarFormalArgs(EVT, Arg, i, DAG, TLI));
3045   } else if (NumVals == 2) {
3046     SDOperand Lo = ExpandScalarFormalArgs(EVT, Arg, i, DAG, TLI);
3047     SDOperand Hi = ExpandScalarFormalArgs(EVT, Arg, i, DAG, TLI);
3048     if (!TLI.isLittleEndian())
3049       std::swap(Lo, Hi);
3050     return DAG.getNode(ISD::BUILD_PAIR, VT, Lo, Hi);
3051   } else {
3052     // Value scalarized into many values.  Unimp for now.
3053     assert(0 && "Cannot expand i64 -> i16 yet!");
3054   }
3055   return SDOperand();
3056 }
3057
3058 /// TargetLowering::LowerArguments - This is the default LowerArguments
3059 /// implementation, which just inserts a FORMAL_ARGUMENTS node.  FIXME: When all
3060 /// targets are migrated to using FORMAL_ARGUMENTS, this hook should be 
3061 /// integrated into SDISel.
3062 std::vector<SDOperand> 
3063 TargetLowering::LowerArguments(Function &F, SelectionDAG &DAG) {
3064   const FunctionType *FTy = F.getFunctionType();
3065   // Add CC# and isVararg as operands to the FORMAL_ARGUMENTS node.
3066   std::vector<SDOperand> Ops;
3067   Ops.push_back(DAG.getRoot());
3068   Ops.push_back(DAG.getConstant(F.getCallingConv(), getPointerTy()));
3069   Ops.push_back(DAG.getConstant(F.isVarArg(), getPointerTy()));
3070
3071   // Add one result value for each formal argument.
3072   std::vector<MVT::ValueType> RetVals;
3073   unsigned j = 1;
3074   for (Function::arg_iterator I = F.arg_begin(), E = F.arg_end();
3075        I != E; ++I, ++j) {
3076     MVT::ValueType VT = getValueType(I->getType());
3077     bool isInReg = FTy->paramHasAttr(j, FunctionType::InRegAttribute);
3078     bool isSRet  = FTy->paramHasAttr(j, FunctionType::StructRetAttribute);
3079     unsigned OriginalAlignment =
3080       getTargetData()->getABITypeAlignment(I->getType());
3081     // Flags[31:27] -> OriginalAlignment
3082     // Flags[2] -> isSRet
3083     // Flags[1] -> isInReg
3084     unsigned Flags = (isInReg << 1) | (isSRet << 2) | (OriginalAlignment << 27);
3085
3086     switch (getTypeAction(VT)) {
3087     default: assert(0 && "Unknown type action!");
3088     case Legal: 
3089       RetVals.push_back(VT);
3090       Ops.push_back(DAG.getConstant(Flags, MVT::i32));
3091       break;
3092     case Promote:
3093       RetVals.push_back(getTypeToTransformTo(VT));
3094       Ops.push_back(DAG.getConstant(Flags, MVT::i32));
3095       break;
3096     case Expand:
3097       if (VT != MVT::Vector) {
3098         // If this is a large integer, it needs to be broken up into small
3099         // integers.  Figure out what the destination type is and how many small
3100         // integers it turns into.
3101         MVT::ValueType NVT = getTypeToExpandTo(VT);
3102         unsigned NumVals = getNumElements(VT);
3103         for (unsigned i = 0; i != NumVals; ++i) {
3104           RetVals.push_back(NVT);
3105           // if it isn't first piece, alignment must be 1
3106           if (i == 1) Flags = (Flags & 0x07ffffff) | (1 << 27);
3107           Ops.push_back(DAG.getConstant(Flags, MVT::i32));
3108         }
3109       } else {
3110         // Otherwise, this is a vector type.  We only support legal vectors
3111         // right now.
3112         unsigned NumElems = cast<VectorType>(I->getType())->getNumElements();
3113         const Type *EltTy = cast<VectorType>(I->getType())->getElementType();
3114
3115         // Figure out if there is a Packed type corresponding to this Vector
3116         // type.  If so, convert to the vector type.
3117         MVT::ValueType TVT = MVT::getVectorType(getValueType(EltTy), NumElems);
3118         if (TVT != MVT::Other && isTypeLegal(TVT)) {
3119           RetVals.push_back(TVT);
3120           Ops.push_back(DAG.getConstant(Flags, MVT::i32));
3121         } else {
3122           assert(0 && "Don't support illegal by-val vector arguments yet!");
3123         }
3124       }
3125       break;
3126     }
3127   }
3128
3129   RetVals.push_back(MVT::Other);
3130   
3131   // Create the node.
3132   SDNode *Result = DAG.getNode(ISD::FORMAL_ARGUMENTS,
3133                                DAG.getNodeValueTypes(RetVals), RetVals.size(),
3134                                &Ops[0], Ops.size()).Val;
3135   
3136   DAG.setRoot(SDOperand(Result, Result->getNumValues()-1));
3137
3138   // Set up the return result vector.
3139   Ops.clear();
3140   unsigned i = 0;
3141   unsigned Idx = 1;
3142   for (Function::arg_iterator I = F.arg_begin(), E = F.arg_end(); I != E; 
3143       ++I, ++Idx) {
3144     MVT::ValueType VT = getValueType(I->getType());
3145     
3146     switch (getTypeAction(VT)) {
3147     default: assert(0 && "Unknown type action!");
3148     case Legal: 
3149       Ops.push_back(SDOperand(Result, i++));
3150       break;
3151     case Promote: {
3152       SDOperand Op(Result, i++);
3153       if (MVT::isInteger(VT)) {
3154         if (FTy->paramHasAttr(Idx, FunctionType::SExtAttribute))
3155           Op = DAG.getNode(ISD::AssertSext, Op.getValueType(), Op,
3156                            DAG.getValueType(VT));
3157         else if (FTy->paramHasAttr(Idx, FunctionType::ZExtAttribute))
3158           Op = DAG.getNode(ISD::AssertZext, Op.getValueType(), Op,
3159                            DAG.getValueType(VT));
3160         Op = DAG.getNode(ISD::TRUNCATE, VT, Op);
3161       } else {
3162         assert(MVT::isFloatingPoint(VT) && "Not int or FP?");
3163         Op = DAG.getNode(ISD::FP_ROUND, VT, Op);
3164       }
3165       Ops.push_back(Op);
3166       break;
3167     }
3168     case Expand:
3169       if (VT != MVT::Vector) {
3170         // If this is a large integer or a floating point node that needs to be
3171         // expanded, it needs to be reassembled from small integers.  Figure out
3172         // what the source elt type is and how many small integers it is.
3173         Ops.push_back(ExpandScalarFormalArgs(VT, Result, i, DAG, *this));
3174       } else {
3175         // Otherwise, this is a vector type.  We only support legal vectors
3176         // right now.
3177         const VectorType *PTy = cast<VectorType>(I->getType());
3178         unsigned NumElems = PTy->getNumElements();
3179         const Type *EltTy = PTy->getElementType();
3180
3181         // Figure out if there is a Packed type corresponding to this Vector
3182         // type.  If so, convert to the vector type.
3183         MVT::ValueType TVT = MVT::getVectorType(getValueType(EltTy), NumElems);
3184         if (TVT != MVT::Other && isTypeLegal(TVT)) {
3185           SDOperand N = SDOperand(Result, i++);
3186           // Handle copies from generic vectors to registers.
3187           N = DAG.getNode(ISD::VBIT_CONVERT, MVT::Vector, N,
3188                           DAG.getConstant(NumElems, MVT::i32), 
3189                           DAG.getValueType(getValueType(EltTy)));
3190           Ops.push_back(N);
3191         } else {
3192           assert(0 && "Don't support illegal by-val vector arguments yet!");
3193           abort();
3194         }
3195       }
3196       break;
3197     }
3198   }
3199   return Ops;
3200 }
3201
3202
3203 /// ExpandScalarCallArgs - Recursively expand call argument node by
3204 /// bit_converting it or extract a pair of elements from the larger  node.
3205 static void ExpandScalarCallArgs(MVT::ValueType VT, SDOperand Arg,
3206                                  unsigned Flags,
3207                                  SmallVector<SDOperand, 32> &Ops,
3208                                  SelectionDAG &DAG,
3209                                  TargetLowering &TLI,
3210                                  bool isFirst = true) {
3211
3212   if (TLI.getTypeAction(VT) != TargetLowering::Expand) {
3213     // if it isn't first piece, alignment must be 1
3214     if (!isFirst)
3215       Flags = (Flags & 0x07ffffff) | (1 << 27);
3216     Ops.push_back(Arg);
3217     Ops.push_back(DAG.getConstant(Flags, MVT::i32));
3218     return;
3219   }
3220
3221   MVT::ValueType EVT = TLI.getTypeToTransformTo(VT);
3222   unsigned NumVals = MVT::getSizeInBits(VT) / MVT::getSizeInBits(EVT);
3223   if (NumVals == 1) {
3224     Arg = DAG.getNode(ISD::BIT_CONVERT, EVT, Arg);
3225     ExpandScalarCallArgs(EVT, Arg, Flags, Ops, DAG, TLI, isFirst);
3226   } else if (NumVals == 2) {
3227     SDOperand Lo = DAG.getNode(ISD::EXTRACT_ELEMENT, EVT, Arg,
3228                                DAG.getConstant(0, TLI.getPointerTy()));
3229     SDOperand Hi = DAG.getNode(ISD::EXTRACT_ELEMENT, EVT, Arg,
3230                                DAG.getConstant(1, TLI.getPointerTy()));
3231     if (!TLI.isLittleEndian())
3232       std::swap(Lo, Hi);
3233     ExpandScalarCallArgs(EVT, Lo, Flags, Ops, DAG, TLI, isFirst);
3234     ExpandScalarCallArgs(EVT, Hi, Flags, Ops, DAG, TLI, false);
3235   } else {
3236     // Value scalarized into many values.  Unimp for now.
3237     assert(0 && "Cannot expand i64 -> i16 yet!");
3238   }
3239 }
3240
3241 /// TargetLowering::LowerCallTo - This is the default LowerCallTo
3242 /// implementation, which just inserts an ISD::CALL node, which is later custom
3243 /// lowered by the target to something concrete.  FIXME: When all targets are
3244 /// migrated to using ISD::CALL, this hook should be integrated into SDISel.
3245 std::pair<SDOperand, SDOperand>
3246 TargetLowering::LowerCallTo(SDOperand Chain, const Type *RetTy, 
3247                             bool RetTyIsSigned, bool isVarArg,
3248                             unsigned CallingConv, bool isTailCall, 
3249                             SDOperand Callee,
3250                             ArgListTy &Args, SelectionDAG &DAG) {
3251   SmallVector<SDOperand, 32> Ops;
3252   Ops.push_back(Chain);   // Op#0 - Chain
3253   Ops.push_back(DAG.getConstant(CallingConv, getPointerTy())); // Op#1 - CC
3254   Ops.push_back(DAG.getConstant(isVarArg, getPointerTy()));    // Op#2 - VarArg
3255   Ops.push_back(DAG.getConstant(isTailCall, getPointerTy()));  // Op#3 - Tail
3256   Ops.push_back(Callee);
3257   
3258   // Handle all of the outgoing arguments.
3259   for (unsigned i = 0, e = Args.size(); i != e; ++i) {
3260     MVT::ValueType VT = getValueType(Args[i].Ty);
3261     SDOperand Op = Args[i].Node;
3262     bool isSigned = Args[i].isSigned;
3263     bool isInReg = Args[i].isInReg;
3264     bool isSRet  = Args[i].isSRet;
3265     unsigned OriginalAlignment =
3266       getTargetData()->getABITypeAlignment(Args[i].Ty);
3267     // Flags[31:27] -> OriginalAlignment
3268     // Flags[2] -> isSRet
3269     // Flags[1] -> isInReg
3270     // Flags[0] -> isSigned
3271     unsigned Flags = (isSRet << 2) | (isInReg << 1) | isSigned |
3272       (OriginalAlignment << 27);
3273
3274     switch (getTypeAction(VT)) {
3275     default: assert(0 && "Unknown type action!");
3276     case Legal:
3277       Ops.push_back(Op);
3278       Ops.push_back(DAG.getConstant(Flags, MVT::i32));
3279       break;
3280     case Promote:
3281       if (MVT::isInteger(VT)) {
3282         unsigned ExtOp = isSigned ? ISD::SIGN_EXTEND : ISD::ZERO_EXTEND; 
3283         Op = DAG.getNode(ExtOp, getTypeToTransformTo(VT), Op);
3284       } else {
3285         assert(MVT::isFloatingPoint(VT) && "Not int or FP?");
3286         Op = DAG.getNode(ISD::FP_EXTEND, getTypeToTransformTo(VT), Op);
3287       }
3288       Ops.push_back(Op);
3289       Ops.push_back(DAG.getConstant(Flags, MVT::i32));
3290       break;
3291     case Expand:
3292       if (VT != MVT::Vector) {
3293         // If this is a large integer, it needs to be broken down into small
3294         // integers.  Figure out what the source elt type is and how many small
3295         // integers it is.
3296         ExpandScalarCallArgs(VT, Op, Flags, Ops, DAG, *this);
3297       } else {
3298         // Otherwise, this is a vector type.  We only support legal vectors
3299         // right now.
3300         const VectorType *PTy = cast<VectorType>(Args[i].Ty);
3301         unsigned NumElems = PTy->getNumElements();
3302         const Type *EltTy = PTy->getElementType();
3303         
3304         // Figure out if there is a Packed type corresponding to this Vector
3305         // type.  If so, convert to the vector type.
3306         MVT::ValueType TVT = MVT::getVectorType(getValueType(EltTy), NumElems);
3307         if (TVT != MVT::Other && isTypeLegal(TVT)) {
3308           // Insert a VBIT_CONVERT of the MVT::Vector type to the vector type.
3309           Op = DAG.getNode(ISD::VBIT_CONVERT, TVT, Op);
3310           Ops.push_back(Op);
3311           Ops.push_back(DAG.getConstant(Flags, MVT::i32));
3312         } else {
3313           assert(0 && "Don't support illegal by-val vector call args yet!");
3314           abort();
3315         }
3316       }
3317       break;
3318     }
3319   }
3320   
3321   // Figure out the result value types.
3322   SmallVector<MVT::ValueType, 4> RetTys;
3323
3324   if (RetTy != Type::VoidTy) {
3325     MVT::ValueType VT = getValueType(RetTy);
3326     switch (getTypeAction(VT)) {
3327     default: assert(0 && "Unknown type action!");
3328     case Legal:
3329       RetTys.push_back(VT);
3330       break;
3331     case Promote:
3332       RetTys.push_back(getTypeToTransformTo(VT));
3333       break;
3334     case Expand:
3335       if (VT != MVT::Vector) {
3336         // If this is a large integer, it needs to be reassembled from small
3337         // integers.  Figure out what the source elt type is and how many small
3338         // integers it is.
3339         MVT::ValueType NVT = getTypeToExpandTo(VT);
3340         unsigned NumVals = getNumElements(VT);
3341         for (unsigned i = 0; i != NumVals; ++i)
3342           RetTys.push_back(NVT);
3343       } else {
3344         // Otherwise, this is a vector type.  We only support legal vectors
3345         // right now.
3346         const VectorType *PTy = cast<VectorType>(RetTy);
3347         unsigned NumElems = PTy->getNumElements();
3348         const Type *EltTy = PTy->getElementType();
3349         
3350         // Figure out if there is a Packed type corresponding to this Vector
3351         // type.  If so, convert to the vector type.
3352         MVT::ValueType TVT = MVT::getVectorType(getValueType(EltTy), NumElems);
3353         if (TVT != MVT::Other && isTypeLegal(TVT)) {
3354           RetTys.push_back(TVT);
3355         } else {
3356           assert(0 && "Don't support illegal by-val vector call results yet!");
3357           abort();
3358         }
3359       }
3360     }    
3361   }
3362   
3363   RetTys.push_back(MVT::Other);  // Always has a chain.
3364   
3365   // Finally, create the CALL node.
3366   SDOperand Res = DAG.getNode(ISD::CALL,
3367                               DAG.getVTList(&RetTys[0], RetTys.size()),
3368                               &Ops[0], Ops.size());
3369   
3370   // This returns a pair of operands.  The first element is the
3371   // return value for the function (if RetTy is not VoidTy).  The second
3372   // element is the outgoing token chain.
3373   SDOperand ResVal;
3374   if (RetTys.size() != 1) {
3375     MVT::ValueType VT = getValueType(RetTy);
3376     if (RetTys.size() == 2) {
3377       ResVal = Res;
3378       
3379       // If this value was promoted, truncate it down.
3380       if (ResVal.getValueType() != VT) {
3381         if (VT == MVT::Vector) {
3382           // Insert a VBITCONVERT to convert from the packed result type to the
3383           // MVT::Vector type.
3384           unsigned NumElems = cast<VectorType>(RetTy)->getNumElements();
3385           const Type *EltTy = cast<VectorType>(RetTy)->getElementType();
3386           
3387           // Figure out if there is a Packed type corresponding to this Vector
3388           // type.  If so, convert to the vector type.
3389           MVT::ValueType TVT = MVT::getVectorType(getValueType(EltTy),NumElems);
3390           if (TVT != MVT::Other && isTypeLegal(TVT)) {
3391             // Insert a VBIT_CONVERT of the FORMAL_ARGUMENTS to a
3392             // "N x PTyElementVT" MVT::Vector type.
3393             ResVal = DAG.getNode(ISD::VBIT_CONVERT, MVT::Vector, ResVal,
3394                                  DAG.getConstant(NumElems, MVT::i32), 
3395                                  DAG.getValueType(getValueType(EltTy)));
3396           } else {
3397             abort();
3398           }
3399         } else if (MVT::isInteger(VT)) {
3400           unsigned AssertOp = ISD::AssertSext;
3401           if (!RetTyIsSigned)
3402             AssertOp = ISD::AssertZext;
3403           ResVal = DAG.getNode(AssertOp, ResVal.getValueType(), ResVal, 
3404                                DAG.getValueType(VT));
3405           ResVal = DAG.getNode(ISD::TRUNCATE, VT, ResVal);
3406         } else {
3407           assert(MVT::isFloatingPoint(VT));
3408           if (getTypeAction(VT) == Expand)
3409             ResVal = DAG.getNode(ISD::BIT_CONVERT, VT, ResVal);
3410           else
3411             ResVal = DAG.getNode(ISD::FP_ROUND, VT, ResVal);
3412         }
3413       }
3414     } else if (RetTys.size() == 3) {
3415       ResVal = DAG.getNode(ISD::BUILD_PAIR, VT, 
3416                            Res.getValue(0), Res.getValue(1));
3417       
3418     } else {
3419       assert(0 && "Case not handled yet!");
3420     }
3421   }
3422   
3423   return std::make_pair(ResVal, Res.getValue(Res.Val->getNumValues()-1));
3424 }
3425
3426 SDOperand TargetLowering::LowerOperation(SDOperand Op, SelectionDAG &DAG) {
3427   assert(0 && "LowerOperation not implemented for this target!");
3428   abort();
3429   return SDOperand();
3430 }
3431
3432 SDOperand TargetLowering::CustomPromoteOperation(SDOperand Op,
3433                                                  SelectionDAG &DAG) {
3434   assert(0 && "CustomPromoteOperation not implemented for this target!");
3435   abort();
3436   return SDOperand();
3437 }
3438
3439 /// getMemsetValue - Vectorized representation of the memset value
3440 /// operand.
3441 static SDOperand getMemsetValue(SDOperand Value, MVT::ValueType VT,
3442                                 SelectionDAG &DAG) {
3443   MVT::ValueType CurVT = VT;
3444   if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Value)) {
3445     uint64_t Val   = C->getValue() & 255;
3446     unsigned Shift = 8;
3447     while (CurVT != MVT::i8) {
3448       Val = (Val << Shift) | Val;
3449       Shift <<= 1;
3450       CurVT = (MVT::ValueType)((unsigned)CurVT - 1);
3451     }
3452     return DAG.getConstant(Val, VT);
3453   } else {
3454     Value = DAG.getNode(ISD::ZERO_EXTEND, VT, Value);
3455     unsigned Shift = 8;
3456     while (CurVT != MVT::i8) {
3457       Value =
3458         DAG.getNode(ISD::OR, VT,
3459                     DAG.getNode(ISD::SHL, VT, Value,
3460                                 DAG.getConstant(Shift, MVT::i8)), Value);
3461       Shift <<= 1;
3462       CurVT = (MVT::ValueType)((unsigned)CurVT - 1);
3463     }
3464
3465     return Value;
3466   }
3467 }
3468
3469 /// getMemsetStringVal - Similar to getMemsetValue. Except this is only
3470 /// used when a memcpy is turned into a memset when the source is a constant
3471 /// string ptr.
3472 static SDOperand getMemsetStringVal(MVT::ValueType VT,
3473                                     SelectionDAG &DAG, TargetLowering &TLI,
3474                                     std::string &Str, unsigned Offset) {
3475   uint64_t Val = 0;
3476   unsigned MSB = getSizeInBits(VT) / 8;
3477   if (TLI.isLittleEndian())
3478     Offset = Offset + MSB - 1;
3479   for (unsigned i = 0; i != MSB; ++i) {
3480     Val = (Val << 8) | (unsigned char)Str[Offset];
3481     Offset += TLI.isLittleEndian() ? -1 : 1;
3482   }
3483   return DAG.getConstant(Val, VT);
3484 }
3485
3486 /// getMemBasePlusOffset - Returns base and offset node for the 
3487 static SDOperand getMemBasePlusOffset(SDOperand Base, unsigned Offset,
3488                                       SelectionDAG &DAG, TargetLowering &TLI) {
3489   MVT::ValueType VT = Base.getValueType();
3490   return DAG.getNode(ISD::ADD, VT, Base, DAG.getConstant(Offset, VT));
3491 }
3492
3493 /// MeetsMaxMemopRequirement - Determines if the number of memory ops required
3494 /// to replace the memset / memcpy is below the threshold. It also returns the
3495 /// types of the sequence of  memory ops to perform memset / memcpy.
3496 static bool MeetsMaxMemopRequirement(std::vector<MVT::ValueType> &MemOps,
3497                                      unsigned Limit, uint64_t Size,
3498                                      unsigned Align, TargetLowering &TLI) {
3499   MVT::ValueType VT;
3500
3501   if (TLI.allowsUnalignedMemoryAccesses()) {
3502     VT = MVT::i64;
3503   } else {
3504     switch (Align & 7) {
3505     case 0:
3506       VT = MVT::i64;
3507       break;
3508     case 4:
3509       VT = MVT::i32;
3510       break;
3511     case 2:
3512       VT = MVT::i16;
3513       break;
3514     default:
3515       VT = MVT::i8;
3516       break;
3517     }
3518   }
3519
3520   MVT::ValueType LVT = MVT::i64;
3521   while (!TLI.isTypeLegal(LVT))
3522     LVT = (MVT::ValueType)((unsigned)LVT - 1);
3523   assert(MVT::isInteger(LVT));
3524
3525   if (VT > LVT)
3526     VT = LVT;
3527
3528   unsigned NumMemOps = 0;
3529   while (Size != 0) {
3530     unsigned VTSize = getSizeInBits(VT) / 8;
3531     while (VTSize > Size) {
3532       VT = (MVT::ValueType)((unsigned)VT - 1);
3533       VTSize >>= 1;
3534     }
3535     assert(MVT::isInteger(VT));
3536
3537     if (++NumMemOps > Limit)
3538       return false;
3539     MemOps.push_back(VT);
3540     Size -= VTSize;
3541   }
3542
3543   return true;
3544 }
3545
3546 void SelectionDAGLowering::visitMemIntrinsic(CallInst &I, unsigned Op) {
3547   SDOperand Op1 = getValue(I.getOperand(1));
3548   SDOperand Op2 = getValue(I.getOperand(2));
3549   SDOperand Op3 = getValue(I.getOperand(3));
3550   SDOperand Op4 = getValue(I.getOperand(4));
3551   unsigned Align = (unsigned)cast<ConstantSDNode>(Op4)->getValue();
3552   if (Align == 0) Align = 1;
3553
3554   if (ConstantSDNode *Size = dyn_cast<ConstantSDNode>(Op3)) {
3555     std::vector<MVT::ValueType> MemOps;
3556
3557     // Expand memset / memcpy to a series of load / store ops
3558     // if the size operand falls below a certain threshold.
3559     SmallVector<SDOperand, 8> OutChains;
3560     switch (Op) {
3561     default: break;  // Do nothing for now.
3562     case ISD::MEMSET: {
3563       if (MeetsMaxMemopRequirement(MemOps, TLI.getMaxStoresPerMemset(),
3564                                    Size->getValue(), Align, TLI)) {
3565         unsigned NumMemOps = MemOps.size();
3566         unsigned Offset = 0;
3567         for (unsigned i = 0; i < NumMemOps; i++) {
3568           MVT::ValueType VT = MemOps[i];
3569           unsigned VTSize = getSizeInBits(VT) / 8;
3570           SDOperand Value = getMemsetValue(Op2, VT, DAG);
3571           SDOperand Store = DAG.getStore(getRoot(), Value,
3572                                     getMemBasePlusOffset(Op1, Offset, DAG, TLI),
3573                                          I.getOperand(1), Offset);
3574           OutChains.push_back(Store);
3575           Offset += VTSize;
3576         }
3577       }
3578       break;
3579     }
3580     case ISD::MEMCPY: {
3581       if (MeetsMaxMemopRequirement(MemOps, TLI.getMaxStoresPerMemcpy(),
3582                                    Size->getValue(), Align, TLI)) {
3583         unsigned NumMemOps = MemOps.size();
3584         unsigned SrcOff = 0, DstOff = 0, SrcDelta = 0;
3585         GlobalAddressSDNode *G = NULL;
3586         std::string Str;
3587         bool CopyFromStr = false;
3588
3589         if (Op2.getOpcode() == ISD::GlobalAddress)
3590           G = cast<GlobalAddressSDNode>(Op2);
3591         else if (Op2.getOpcode() == ISD::ADD &&
3592                  Op2.getOperand(0).getOpcode() == ISD::GlobalAddress &&
3593                  Op2.getOperand(1).getOpcode() == ISD::Constant) {
3594           G = cast<GlobalAddressSDNode>(Op2.getOperand(0));
3595           SrcDelta = cast<ConstantSDNode>(Op2.getOperand(1))->getValue();
3596         }
3597         if (G) {
3598           GlobalVariable *GV = dyn_cast<GlobalVariable>(G->getGlobal());
3599           if (GV && GV->isConstant()) {
3600             Str = GV->getStringValue(false);
3601             if (!Str.empty()) {
3602               CopyFromStr = true;
3603               SrcOff += SrcDelta;
3604             }
3605           }
3606         }
3607
3608         for (unsigned i = 0; i < NumMemOps; i++) {
3609           MVT::ValueType VT = MemOps[i];
3610           unsigned VTSize = getSizeInBits(VT) / 8;
3611           SDOperand Value, Chain, Store;
3612
3613           if (CopyFromStr) {
3614             Value = getMemsetStringVal(VT, DAG, TLI, Str, SrcOff);
3615             Chain = getRoot();
3616             Store =
3617               DAG.getStore(Chain, Value,
3618                            getMemBasePlusOffset(Op1, DstOff, DAG, TLI),
3619                            I.getOperand(1), DstOff);
3620           } else {
3621             Value = DAG.getLoad(VT, getRoot(),
3622                         getMemBasePlusOffset(Op2, SrcOff, DAG, TLI),
3623                         I.getOperand(2), SrcOff);
3624             Chain = Value.getValue(1);
3625             Store =
3626               DAG.getStore(Chain, Value,
3627                            getMemBasePlusOffset(Op1, DstOff, DAG, TLI),
3628                            I.getOperand(1), DstOff);
3629           }
3630           OutChains.push_back(Store);
3631           SrcOff += VTSize;
3632           DstOff += VTSize;
3633         }
3634       }
3635       break;
3636     }
3637     }
3638
3639     if (!OutChains.empty()) {
3640       DAG.setRoot(DAG.getNode(ISD::TokenFactor, MVT::Other,
3641                   &OutChains[0], OutChains.size()));
3642       return;
3643     }
3644   }
3645
3646   DAG.setRoot(DAG.getNode(Op, MVT::Other, getRoot(), Op1, Op2, Op3, Op4));
3647 }
3648
3649 //===----------------------------------------------------------------------===//
3650 // SelectionDAGISel code
3651 //===----------------------------------------------------------------------===//
3652
3653 unsigned SelectionDAGISel::MakeReg(MVT::ValueType VT) {
3654   return RegMap->createVirtualRegister(TLI.getRegClassFor(VT));
3655 }
3656
3657 void SelectionDAGISel::getAnalysisUsage(AnalysisUsage &AU) const {
3658   // FIXME: we only modify the CFG to split critical edges.  This
3659   // updates dom and loop info.
3660   AU.addRequired<AliasAnalysis>();
3661 }
3662
3663
3664 /// OptimizeNoopCopyExpression - We have determined that the specified cast
3665 /// instruction is a noop copy (e.g. it's casting from one pointer type to
3666 /// another, int->uint, or int->sbyte on PPC.
3667 ///
3668 /// Return true if any changes are made.
3669 static bool OptimizeNoopCopyExpression(CastInst *CI) {
3670   BasicBlock *DefBB = CI->getParent();
3671   
3672   /// InsertedCasts - Only insert a cast in each block once.
3673   std::map<BasicBlock*, CastInst*> InsertedCasts;
3674   
3675   bool MadeChange = false;
3676   for (Value::use_iterator UI = CI->use_begin(), E = CI->use_end(); 
3677        UI != E; ) {
3678     Use &TheUse = UI.getUse();
3679     Instruction *User = cast<Instruction>(*UI);
3680     
3681     // Figure out which BB this cast is used in.  For PHI's this is the
3682     // appropriate predecessor block.
3683     BasicBlock *UserBB = User->getParent();
3684     if (PHINode *PN = dyn_cast<PHINode>(User)) {
3685       unsigned OpVal = UI.getOperandNo()/2;
3686       UserBB = PN->getIncomingBlock(OpVal);
3687     }
3688     
3689     // Preincrement use iterator so we don't invalidate it.
3690     ++UI;
3691     
3692     // If this user is in the same block as the cast, don't change the cast.
3693     if (UserBB == DefBB) continue;
3694     
3695     // If we have already inserted a cast into this block, use it.
3696     CastInst *&InsertedCast = InsertedCasts[UserBB];
3697
3698     if (!InsertedCast) {
3699       BasicBlock::iterator InsertPt = UserBB->begin();
3700       while (isa<PHINode>(InsertPt)) ++InsertPt;
3701       
3702       InsertedCast = 
3703         CastInst::create(CI->getOpcode(), CI->getOperand(0), CI->getType(), "", 
3704                          InsertPt);
3705       MadeChange = true;
3706     }
3707     
3708     // Replace a use of the cast with a use of the new casat.
3709     TheUse = InsertedCast;
3710   }
3711   
3712   // If we removed all uses, nuke the cast.
3713   if (CI->use_empty())
3714     CI->eraseFromParent();
3715   
3716   return MadeChange;
3717 }
3718
3719 /// InsertGEPComputeCode - Insert code into BB to compute Ptr+PtrOffset,
3720 /// casting to the type of GEPI.
3721 static Instruction *InsertGEPComputeCode(Instruction *&V, BasicBlock *BB,
3722                                          Instruction *GEPI, Value *Ptr,
3723                                          Value *PtrOffset) {
3724   if (V) return V;   // Already computed.
3725   
3726   // Figure out the insertion point
3727   BasicBlock::iterator InsertPt;
3728   if (BB == GEPI->getParent()) {
3729     // If GEP is already inserted into BB, insert right after the GEP.
3730     InsertPt = GEPI;
3731     ++InsertPt;
3732   } else {
3733     // Otherwise, insert at the top of BB, after any PHI nodes
3734     InsertPt = BB->begin();
3735     while (isa<PHINode>(InsertPt)) ++InsertPt;
3736   }
3737   
3738   // If Ptr is itself a cast, but in some other BB, emit a copy of the cast into
3739   // BB so that there is only one value live across basic blocks (the cast 
3740   // operand).
3741   if (CastInst *CI = dyn_cast<CastInst>(Ptr))
3742     if (CI->getParent() != BB && isa<PointerType>(CI->getOperand(0)->getType()))
3743       Ptr = CastInst::create(CI->getOpcode(), CI->getOperand(0), CI->getType(),
3744                              "", InsertPt);
3745   
3746   // Add the offset, cast it to the right type.
3747   Ptr = BinaryOperator::createAdd(Ptr, PtrOffset, "", InsertPt);
3748   // Ptr is an integer type, GEPI is pointer type ==> IntToPtr
3749   return V = CastInst::create(Instruction::IntToPtr, Ptr, GEPI->getType(), 
3750                               "", InsertPt);
3751 }
3752
3753 /// ReplaceUsesOfGEPInst - Replace all uses of RepPtr with inserted code to
3754 /// compute its value.  The RepPtr value can be computed with Ptr+PtrOffset. One
3755 /// trivial way of doing this would be to evaluate Ptr+PtrOffset in RepPtr's
3756 /// block, then ReplaceAllUsesWith'ing everything.  However, we would prefer to
3757 /// sink PtrOffset into user blocks where doing so will likely allow us to fold
3758 /// the constant add into a load or store instruction.  Additionally, if a user
3759 /// is a pointer-pointer cast, we look through it to find its users.
3760 static void ReplaceUsesOfGEPInst(Instruction *RepPtr, Value *Ptr, 
3761                                  Constant *PtrOffset, BasicBlock *DefBB,
3762                                  GetElementPtrInst *GEPI,
3763                            std::map<BasicBlock*,Instruction*> &InsertedExprs) {
3764   while (!RepPtr->use_empty()) {
3765     Instruction *User = cast<Instruction>(RepPtr->use_back());
3766     
3767     // If the user is a Pointer-Pointer cast, recurse. Only BitCast can be
3768     // used for a Pointer-Pointer cast.
3769     if (isa<BitCastInst>(User)) {
3770       ReplaceUsesOfGEPInst(User, Ptr, PtrOffset, DefBB, GEPI, InsertedExprs);
3771       
3772       // Drop the use of RepPtr. The cast is dead.  Don't delete it now, else we
3773       // could invalidate an iterator.
3774       User->setOperand(0, UndefValue::get(RepPtr->getType()));
3775       continue;
3776     }
3777     
3778     // If this is a load of the pointer, or a store through the pointer, emit
3779     // the increment into the load/store block.
3780     Instruction *NewVal;
3781     if (isa<LoadInst>(User) ||
3782         (isa<StoreInst>(User) && User->getOperand(0) != RepPtr)) {
3783       NewVal = InsertGEPComputeCode(InsertedExprs[User->getParent()], 
3784                                     User->getParent(), GEPI,
3785                                     Ptr, PtrOffset);
3786     } else {
3787       // If this use is not foldable into the addressing mode, use a version 
3788       // emitted in the GEP block.
3789       NewVal = InsertGEPComputeCode(InsertedExprs[DefBB], DefBB, GEPI, 
3790                                     Ptr, PtrOffset);
3791     }
3792     
3793     if (GEPI->getType() != RepPtr->getType()) {
3794       BasicBlock::iterator IP = NewVal;
3795       ++IP;
3796       // NewVal must be a GEP which must be pointer type, so BitCast
3797       NewVal = new BitCastInst(NewVal, RepPtr->getType(), "", IP);
3798     }
3799     User->replaceUsesOfWith(RepPtr, NewVal);
3800   }
3801 }
3802
3803
3804 /// OptimizeGEPExpression - Since we are doing basic-block-at-a-time instruction
3805 /// selection, we want to be a bit careful about some things.  In particular, if
3806 /// we have a GEP instruction that is used in a different block than it is
3807 /// defined, the addressing expression of the GEP cannot be folded into loads or
3808 /// stores that use it.  In this case, decompose the GEP and move constant
3809 /// indices into blocks that use it.
3810 static bool OptimizeGEPExpression(GetElementPtrInst *GEPI,
3811                                   const TargetData *TD) {
3812   // If this GEP is only used inside the block it is defined in, there is no
3813   // need to rewrite it.
3814   bool isUsedOutsideDefBB = false;
3815   BasicBlock *DefBB = GEPI->getParent();
3816   for (Value::use_iterator UI = GEPI->use_begin(), E = GEPI->use_end(); 
3817        UI != E; ++UI) {
3818     if (cast<Instruction>(*UI)->getParent() != DefBB) {
3819       isUsedOutsideDefBB = true;
3820       break;
3821     }
3822   }
3823   if (!isUsedOutsideDefBB) return false;
3824
3825   // If this GEP has no non-zero constant indices, there is nothing we can do,
3826   // ignore it.
3827   bool hasConstantIndex = false;
3828   bool hasVariableIndex = false;
3829   for (GetElementPtrInst::op_iterator OI = GEPI->op_begin()+1,
3830        E = GEPI->op_end(); OI != E; ++OI) {
3831     if (ConstantInt *CI = dyn_cast<ConstantInt>(*OI)) {
3832       if (CI->getZExtValue()) {
3833         hasConstantIndex = true;
3834         break;
3835       }
3836     } else {
3837       hasVariableIndex = true;
3838     }
3839   }
3840   
3841   // If this is a "GEP X, 0, 0, 0", turn this into a cast.
3842   if (!hasConstantIndex && !hasVariableIndex) {
3843     /// The GEP operand must be a pointer, so must its result -> BitCast
3844     Value *NC = new BitCastInst(GEPI->getOperand(0), GEPI->getType(), 
3845                              GEPI->getName(), GEPI);
3846     GEPI->replaceAllUsesWith(NC);
3847     GEPI->eraseFromParent();
3848     return true;
3849   }
3850   
3851   // If this is a GEP &Alloca, 0, 0, forward subst the frame index into uses.
3852   if (!hasConstantIndex && !isa<AllocaInst>(GEPI->getOperand(0)))
3853     return false;
3854   
3855   // Otherwise, decompose the GEP instruction into multiplies and adds.  Sum the
3856   // constant offset (which we now know is non-zero) and deal with it later.
3857   uint64_t ConstantOffset = 0;
3858   const Type *UIntPtrTy = TD->getIntPtrType();
3859   Value *Ptr = new PtrToIntInst(GEPI->getOperand(0), UIntPtrTy, "", GEPI);
3860   const Type *Ty = GEPI->getOperand(0)->getType();
3861
3862   for (GetElementPtrInst::op_iterator OI = GEPI->op_begin()+1,
3863        E = GEPI->op_end(); OI != E; ++OI) {
3864     Value *Idx = *OI;
3865     if (const StructType *StTy = dyn_cast<StructType>(Ty)) {
3866       unsigned Field = cast<ConstantInt>(Idx)->getZExtValue();
3867       if (Field)
3868         ConstantOffset += TD->getStructLayout(StTy)->getElementOffset(Field);
3869       Ty = StTy->getElementType(Field);
3870     } else {
3871       Ty = cast<SequentialType>(Ty)->getElementType();
3872
3873       // Handle constant subscripts.
3874       if (ConstantInt *CI = dyn_cast<ConstantInt>(Idx)) {
3875         if (CI->getZExtValue() == 0) continue;
3876         ConstantOffset += (int64_t)TD->getTypeSize(Ty)*CI->getSExtValue();
3877         continue;
3878       }
3879       
3880       // Ptr = Ptr + Idx * ElementSize;
3881       
3882       // Cast Idx to UIntPtrTy if needed.
3883       Idx = CastInst::createIntegerCast(Idx, UIntPtrTy, true/*SExt*/, "", GEPI);
3884       
3885       uint64_t ElementSize = TD->getTypeSize(Ty);
3886       // Mask off bits that should not be set.
3887       ElementSize &= ~0ULL >> (64-UIntPtrTy->getPrimitiveSizeInBits());
3888       Constant *SizeCst = ConstantInt::get(UIntPtrTy, ElementSize);
3889
3890       // Multiply by the element size and add to the base.
3891       Idx = BinaryOperator::createMul(Idx, SizeCst, "", GEPI);
3892       Ptr = BinaryOperator::createAdd(Ptr, Idx, "", GEPI);
3893     }
3894   }
3895   
3896   // Make sure that the offset fits in uintptr_t.
3897   ConstantOffset &= ~0ULL >> (64-UIntPtrTy->getPrimitiveSizeInBits());
3898   Constant *PtrOffset = ConstantInt::get(UIntPtrTy, ConstantOffset);
3899   
3900   // Okay, we have now emitted all of the variable index parts to the BB that
3901   // the GEP is defined in.  Loop over all of the using instructions, inserting
3902   // an "add Ptr, ConstantOffset" into each block that uses it and update the
3903   // instruction to use the newly computed value, making GEPI dead.  When the
3904   // user is a load or store instruction address, we emit the add into the user
3905   // block, otherwise we use a canonical version right next to the gep (these 
3906   // won't be foldable as addresses, so we might as well share the computation).
3907   
3908   std::map<BasicBlock*,Instruction*> InsertedExprs;
3909   ReplaceUsesOfGEPInst(GEPI, Ptr, PtrOffset, DefBB, GEPI, InsertedExprs);
3910   
3911   // Finally, the GEP is dead, remove it.
3912   GEPI->eraseFromParent();
3913   
3914   return true;
3915 }
3916
3917
3918 /// SplitEdgeNicely - Split the critical edge from TI to it's specified
3919 /// successor if it will improve codegen.  We only do this if the successor has
3920 /// phi nodes (otherwise critical edges are ok).  If there is already another
3921 /// predecessor of the succ that is empty (and thus has no phi nodes), use it
3922 /// instead of introducing a new block.
3923 static void SplitEdgeNicely(TerminatorInst *TI, unsigned SuccNum, Pass *P) {
3924   BasicBlock *TIBB = TI->getParent();
3925   BasicBlock *Dest = TI->getSuccessor(SuccNum);
3926   assert(isa<PHINode>(Dest->begin()) &&
3927          "This should only be called if Dest has a PHI!");
3928
3929   /// TIPHIValues - This array is lazily computed to determine the values of
3930   /// PHIs in Dest that TI would provide.
3931   std::vector<Value*> TIPHIValues;
3932   
3933   // Check to see if Dest has any blocks that can be used as a split edge for
3934   // this terminator.
3935   for (pred_iterator PI = pred_begin(Dest), E = pred_end(Dest); PI != E; ++PI) {
3936     BasicBlock *Pred = *PI;
3937     // To be usable, the pred has to end with an uncond branch to the dest.
3938     BranchInst *PredBr = dyn_cast<BranchInst>(Pred->getTerminator());
3939     if (!PredBr || !PredBr->isUnconditional() ||
3940         // Must be empty other than the branch.
3941         &Pred->front() != PredBr)
3942       continue;
3943     
3944     // Finally, since we know that Dest has phi nodes in it, we have to make
3945     // sure that jumping to Pred will have the same affect as going to Dest in
3946     // terms of PHI values.
3947     PHINode *PN;
3948     unsigned PHINo = 0;
3949     bool FoundMatch = true;
3950     for (BasicBlock::iterator I = Dest->begin();
3951          (PN = dyn_cast<PHINode>(I)); ++I, ++PHINo) {
3952       if (PHINo == TIPHIValues.size())
3953         TIPHIValues.push_back(PN->getIncomingValueForBlock(TIBB));
3954
3955       // If the PHI entry doesn't work, we can't use this pred.
3956       if (TIPHIValues[PHINo] != PN->getIncomingValueForBlock(Pred)) {
3957         FoundMatch = false;
3958         break;
3959       }
3960     }
3961     
3962     // If we found a workable predecessor, change TI to branch to Succ.
3963     if (FoundMatch) {
3964       Dest->removePredecessor(TIBB);
3965       TI->setSuccessor(SuccNum, Pred);
3966       return;
3967     }
3968   }
3969   
3970   SplitCriticalEdge(TI, SuccNum, P, true);  
3971 }
3972
3973
3974 bool SelectionDAGISel::runOnFunction(Function &Fn) {
3975   MachineFunction &MF = MachineFunction::construct(&Fn, TLI.getTargetMachine());
3976   RegMap = MF.getSSARegMap();
3977   DOUT << "\n\n\n=== " << Fn.getName() << "\n";
3978
3979   // First, split all critical edges.
3980   //
3981   // In this pass we also look for GEP and cast instructions that are used
3982   // across basic blocks and rewrite them to improve basic-block-at-a-time
3983   // selection.
3984   //
3985   bool MadeChange = true;
3986   while (MadeChange) {
3987     MadeChange = false;
3988   for (Function::iterator FNI = Fn.begin(), E = Fn.end(); FNI != E; ++FNI) {
3989     // Split all critical edges where the dest block has a PHI.
3990     TerminatorInst *BBTI = FNI->getTerminator();
3991     if (BBTI->getNumSuccessors() > 1) {
3992       for (unsigned i = 0, e = BBTI->getNumSuccessors(); i != e; ++i)
3993         if (isa<PHINode>(BBTI->getSuccessor(i)->begin()) &&
3994             isCriticalEdge(BBTI, i, true))
3995           SplitEdgeNicely(BBTI, i, this);
3996     }
3997     
3998     
3999     for (BasicBlock::iterator BBI = FNI->begin(), E = FNI->end(); BBI != E; ) {
4000       Instruction *I = BBI++;
4001       
4002       if (CallInst *CI = dyn_cast<CallInst>(I)) {
4003         // If we found an inline asm expession, and if the target knows how to
4004         // lower it to normal LLVM code, do so now.
4005         if (isa<InlineAsm>(CI->getCalledValue()))
4006           if (const TargetAsmInfo *TAI = 
4007                 TLI.getTargetMachine().getTargetAsmInfo()) {
4008             if (TAI->ExpandInlineAsm(CI))
4009               BBI = FNI->begin();
4010           }
4011       } else if (GetElementPtrInst *GEPI = dyn_cast<GetElementPtrInst>(I)) {
4012         MadeChange |= OptimizeGEPExpression(GEPI, TLI.getTargetData());
4013       } else if (CastInst *CI = dyn_cast<CastInst>(I)) {
4014         // If the source of the cast is a constant, then this should have
4015         // already been constant folded.  The only reason NOT to constant fold
4016         // it is if something (e.g. LSR) was careful to place the constant
4017         // evaluation in a block other than then one that uses it (e.g. to hoist
4018         // the address of globals out of a loop).  If this is the case, we don't
4019         // want to forward-subst the cast.
4020         if (isa<Constant>(CI->getOperand(0)))
4021           continue;
4022         
4023         // If this is a noop copy, sink it into user blocks to reduce the number
4024         // of virtual registers that must be created and coallesced.
4025         MVT::ValueType SrcVT = TLI.getValueType(CI->getOperand(0)->getType());
4026         MVT::ValueType DstVT = TLI.getValueType(CI->getType());
4027         
4028         // This is an fp<->int conversion?
4029         if (MVT::isInteger(SrcVT) != MVT::isInteger(DstVT))
4030           continue;
4031         
4032         // If this is an extension, it will be a zero or sign extension, which
4033         // isn't a noop.
4034         if (SrcVT < DstVT) continue;
4035         
4036         // If these values will be promoted, find out what they will be promoted
4037         // to.  This helps us consider truncates on PPC as noop copies when they
4038         // are.
4039         if (TLI.getTypeAction(SrcVT) == TargetLowering::Promote)
4040           SrcVT = TLI.getTypeToTransformTo(SrcVT);
4041         if (TLI.getTypeAction(DstVT) == TargetLowering::Promote)
4042           DstVT = TLI.getTypeToTransformTo(DstVT);
4043
4044         // If, after promotion, these are the same types, this is a noop copy.
4045         if (SrcVT == DstVT)
4046           MadeChange |= OptimizeNoopCopyExpression(CI);
4047       }
4048     }
4049   }
4050   }
4051   
4052   FunctionLoweringInfo FuncInfo(TLI, Fn, MF);
4053
4054   for (Function::iterator I = Fn.begin(), E = Fn.end(); I != E; ++I)
4055     SelectBasicBlock(I, MF, FuncInfo);
4056
4057   // Add function live-ins to entry block live-in set.
4058   BasicBlock *EntryBB = &Fn.getEntryBlock();
4059   BB = FuncInfo.MBBMap[EntryBB];
4060   if (!MF.livein_empty())
4061     for (MachineFunction::livein_iterator I = MF.livein_begin(),
4062            E = MF.livein_end(); I != E; ++I)
4063       BB->addLiveIn(I->first);
4064
4065   return true;
4066 }
4067
4068 SDOperand SelectionDAGLowering::CopyValueToVirtualRegister(Value *V, 
4069                                                            unsigned Reg) {
4070   SDOperand Op = getValue(V);
4071   assert((Op.getOpcode() != ISD::CopyFromReg ||
4072           cast<RegisterSDNode>(Op.getOperand(1))->getReg() != Reg) &&
4073          "Copy from a reg to the same reg!");
4074   
4075   // If this type is not legal, we must make sure to not create an invalid
4076   // register use.
4077   MVT::ValueType SrcVT = Op.getValueType();
4078   MVT::ValueType DestVT = TLI.getTypeToTransformTo(SrcVT);
4079   if (SrcVT == DestVT) {
4080     return DAG.getCopyToReg(getRoot(), Reg, Op);
4081   } else if (SrcVT == MVT::Vector) {
4082     // Handle copies from generic vectors to registers.
4083     MVT::ValueType PTyElementVT, PTyLegalElementVT;
4084     unsigned NE = TLI.getVectorTypeBreakdown(cast<VectorType>(V->getType()),
4085                                              PTyElementVT, PTyLegalElementVT);
4086     
4087     // Insert a VBIT_CONVERT of the input vector to a "N x PTyElementVT" 
4088     // MVT::Vector type.
4089     Op = DAG.getNode(ISD::VBIT_CONVERT, MVT::Vector, Op,
4090                      DAG.getConstant(NE, MVT::i32), 
4091                      DAG.getValueType(PTyElementVT));
4092
4093     // Loop over all of the elements of the resultant vector,
4094     // VEXTRACT_VECTOR_ELT'ing them, converting them to PTyLegalElementVT, then
4095     // copying them into output registers.
4096     SmallVector<SDOperand, 8> OutChains;
4097     SDOperand Root = getRoot();
4098     for (unsigned i = 0; i != NE; ++i) {
4099       SDOperand Elt = DAG.getNode(ISD::VEXTRACT_VECTOR_ELT, PTyElementVT,
4100                                   Op, DAG.getConstant(i, TLI.getPointerTy()));
4101       if (PTyElementVT == PTyLegalElementVT) {
4102         // Elements are legal.
4103         OutChains.push_back(DAG.getCopyToReg(Root, Reg++, Elt));
4104       } else if (PTyLegalElementVT > PTyElementVT) {
4105         // Elements are promoted.
4106         if (MVT::isFloatingPoint(PTyLegalElementVT))
4107           Elt = DAG.getNode(ISD::FP_EXTEND, PTyLegalElementVT, Elt);
4108         else
4109           Elt = DAG.getNode(ISD::ANY_EXTEND, PTyLegalElementVT, Elt);
4110         OutChains.push_back(DAG.getCopyToReg(Root, Reg++, Elt));
4111       } else {
4112         // Elements are expanded.
4113         // The src value is expanded into multiple registers.
4114         SDOperand Lo = DAG.getNode(ISD::EXTRACT_ELEMENT, PTyLegalElementVT,
4115                                    Elt, DAG.getConstant(0, TLI.getPointerTy()));
4116         SDOperand Hi = DAG.getNode(ISD::EXTRACT_ELEMENT, PTyLegalElementVT,
4117                                    Elt, DAG.getConstant(1, TLI.getPointerTy()));
4118         OutChains.push_back(DAG.getCopyToReg(Root, Reg++, Lo));
4119         OutChains.push_back(DAG.getCopyToReg(Root, Reg++, Hi));
4120       }
4121     }
4122     return DAG.getNode(ISD::TokenFactor, MVT::Other,
4123                        &OutChains[0], OutChains.size());
4124   } else if (TLI.getTypeAction(SrcVT) == TargetLowering::Promote) {
4125     // The src value is promoted to the register.
4126     if (MVT::isFloatingPoint(SrcVT))
4127       Op = DAG.getNode(ISD::FP_EXTEND, DestVT, Op);
4128     else
4129       Op = DAG.getNode(ISD::ANY_EXTEND, DestVT, Op);
4130     return DAG.getCopyToReg(getRoot(), Reg, Op);
4131   } else  {
4132     DestVT = TLI.getTypeToExpandTo(SrcVT);
4133     unsigned NumVals = TLI.getNumElements(SrcVT);
4134     if (NumVals == 1)
4135       return DAG.getCopyToReg(getRoot(), Reg,
4136                               DAG.getNode(ISD::BIT_CONVERT, DestVT, Op));
4137     assert(NumVals == 2 && "1 to 4 (and more) expansion not implemented!");
4138     // The src value is expanded into multiple registers.
4139     SDOperand Lo = DAG.getNode(ISD::EXTRACT_ELEMENT, DestVT,
4140                                Op, DAG.getConstant(0, TLI.getPointerTy()));
4141     SDOperand Hi = DAG.getNode(ISD::EXTRACT_ELEMENT, DestVT,
4142                                Op, DAG.getConstant(1, TLI.getPointerTy()));
4143     Op = DAG.getCopyToReg(getRoot(), Reg, Lo);
4144     return DAG.getCopyToReg(Op, Reg+1, Hi);
4145   }
4146 }
4147
4148 void SelectionDAGISel::
4149 LowerArguments(BasicBlock *LLVMBB, SelectionDAGLowering &SDL,
4150                std::vector<SDOperand> &UnorderedChains) {
4151   // If this is the entry block, emit arguments.
4152   Function &F = *LLVMBB->getParent();
4153   FunctionLoweringInfo &FuncInfo = SDL.FuncInfo;
4154   SDOperand OldRoot = SDL.DAG.getRoot();
4155   std::vector<SDOperand> Args = TLI.LowerArguments(F, SDL.DAG);
4156
4157   unsigned a = 0;
4158   for (Function::arg_iterator AI = F.arg_begin(), E = F.arg_end();
4159        AI != E; ++AI, ++a)
4160     if (!AI->use_empty()) {
4161       SDL.setValue(AI, Args[a]);
4162
4163       // If this argument is live outside of the entry block, insert a copy from
4164       // whereever we got it to the vreg that other BB's will reference it as.
4165       if (FuncInfo.ValueMap.count(AI)) {
4166         SDOperand Copy =
4167           SDL.CopyValueToVirtualRegister(AI, FuncInfo.ValueMap[AI]);
4168         UnorderedChains.push_back(Copy);
4169       }
4170     }
4171
4172   // Finally, if the target has anything special to do, allow it to do so.
4173   // FIXME: this should insert code into the DAG!
4174   EmitFunctionEntryCode(F, SDL.DAG.getMachineFunction());
4175 }
4176
4177 void SelectionDAGISel::BuildSelectionDAG(SelectionDAG &DAG, BasicBlock *LLVMBB,
4178        std::vector<std::pair<MachineInstr*, unsigned> > &PHINodesToUpdate,
4179                                          FunctionLoweringInfo &FuncInfo) {
4180   SelectionDAGLowering SDL(DAG, TLI, FuncInfo);
4181
4182   std::vector<SDOperand> UnorderedChains;
4183
4184   // Lower any arguments needed in this block if this is the entry block.
4185   if (LLVMBB == &LLVMBB->getParent()->front())
4186     LowerArguments(LLVMBB, SDL, UnorderedChains);
4187
4188   BB = FuncInfo.MBBMap[LLVMBB];
4189   SDL.setCurrentBasicBlock(BB);
4190
4191   // Lower all of the non-terminator instructions.
4192   for (BasicBlock::iterator I = LLVMBB->begin(), E = --LLVMBB->end();
4193        I != E; ++I)
4194     SDL.visit(*I);
4195   
4196   // Ensure that all instructions which are used outside of their defining
4197   // blocks are available as virtual registers.
4198   for (BasicBlock::iterator I = LLVMBB->begin(), E = LLVMBB->end(); I != E;++I)
4199     if (!I->use_empty() && !isa<PHINode>(I)) {
4200       DenseMap<const Value*, unsigned>::iterator VMI =FuncInfo.ValueMap.find(I);
4201       if (VMI != FuncInfo.ValueMap.end())
4202         UnorderedChains.push_back(
4203                                 SDL.CopyValueToVirtualRegister(I, VMI->second));
4204     }
4205
4206   // Handle PHI nodes in successor blocks.  Emit code into the SelectionDAG to
4207   // ensure constants are generated when needed.  Remember the virtual registers
4208   // that need to be added to the Machine PHI nodes as input.  We cannot just
4209   // directly add them, because expansion might result in multiple MBB's for one
4210   // BB.  As such, the start of the BB might correspond to a different MBB than
4211   // the end.
4212   //
4213   TerminatorInst *TI = LLVMBB->getTerminator();
4214
4215   // Emit constants only once even if used by multiple PHI nodes.
4216   std::map<Constant*, unsigned> ConstantsOut;
4217   
4218   // Vector bool would be better, but vector<bool> is really slow.
4219   std::vector<unsigned char> SuccsHandled;
4220   if (TI->getNumSuccessors())
4221     SuccsHandled.resize(BB->getParent()->getNumBlockIDs());
4222     
4223   // Check successor nodes PHI nodes that expect a constant to be available from
4224   // this block.
4225   for (unsigned succ = 0, e = TI->getNumSuccessors(); succ != e; ++succ) {
4226     BasicBlock *SuccBB = TI->getSuccessor(succ);
4227     if (!isa<PHINode>(SuccBB->begin())) continue;
4228     MachineBasicBlock *SuccMBB = FuncInfo.MBBMap[SuccBB];
4229     
4230     // If this terminator has multiple identical successors (common for
4231     // switches), only handle each succ once.
4232     unsigned SuccMBBNo = SuccMBB->getNumber();
4233     if (SuccsHandled[SuccMBBNo]) continue;
4234     SuccsHandled[SuccMBBNo] = true;
4235     
4236     MachineBasicBlock::iterator MBBI = SuccMBB->begin();
4237     PHINode *PN;
4238
4239     // At this point we know that there is a 1-1 correspondence between LLVM PHI
4240     // nodes and Machine PHI nodes, but the incoming operands have not been
4241     // emitted yet.
4242     for (BasicBlock::iterator I = SuccBB->begin();
4243          (PN = dyn_cast<PHINode>(I)); ++I) {
4244       // Ignore dead phi's.
4245       if (PN->use_empty()) continue;
4246       
4247       unsigned Reg;
4248       Value *PHIOp = PN->getIncomingValueForBlock(LLVMBB);
4249       
4250       if (Constant *C = dyn_cast<Constant>(PHIOp)) {
4251         unsigned &RegOut = ConstantsOut[C];
4252         if (RegOut == 0) {
4253           RegOut = FuncInfo.CreateRegForValue(C);
4254           UnorderedChains.push_back(
4255                            SDL.CopyValueToVirtualRegister(C, RegOut));
4256         }
4257         Reg = RegOut;
4258       } else {
4259         Reg = FuncInfo.ValueMap[PHIOp];
4260         if (Reg == 0) {
4261           assert(isa<AllocaInst>(PHIOp) &&
4262                  FuncInfo.StaticAllocaMap.count(cast<AllocaInst>(PHIOp)) &&
4263                  "Didn't codegen value into a register!??");
4264           Reg = FuncInfo.CreateRegForValue(PHIOp);
4265           UnorderedChains.push_back(
4266                            SDL.CopyValueToVirtualRegister(PHIOp, Reg));
4267         }
4268       }
4269
4270       // Remember that this register needs to added to the machine PHI node as
4271       // the input for this MBB.
4272       MVT::ValueType VT = TLI.getValueType(PN->getType());
4273       unsigned NumElements;
4274       if (VT != MVT::Vector)
4275         NumElements = TLI.getNumElements(VT);
4276       else {
4277         MVT::ValueType VT1,VT2;
4278         NumElements = 
4279           TLI.getVectorTypeBreakdown(cast<VectorType>(PN->getType()),
4280                                      VT1, VT2);
4281       }
4282       for (unsigned i = 0, e = NumElements; i != e; ++i)
4283         PHINodesToUpdate.push_back(std::make_pair(MBBI++, Reg+i));
4284     }
4285   }
4286   ConstantsOut.clear();
4287
4288   // Turn all of the unordered chains into one factored node.
4289   if (!UnorderedChains.empty()) {
4290     SDOperand Root = SDL.getRoot();
4291     if (Root.getOpcode() != ISD::EntryToken) {
4292       unsigned i = 0, e = UnorderedChains.size();
4293       for (; i != e; ++i) {
4294         assert(UnorderedChains[i].Val->getNumOperands() > 1);
4295         if (UnorderedChains[i].Val->getOperand(0) == Root)
4296           break;  // Don't add the root if we already indirectly depend on it.
4297       }
4298         
4299       if (i == e)
4300         UnorderedChains.push_back(Root);
4301     }
4302     DAG.setRoot(DAG.getNode(ISD::TokenFactor, MVT::Other,
4303                             &UnorderedChains[0], UnorderedChains.size()));
4304   }
4305
4306   // Lower the terminator after the copies are emitted.
4307   SDL.visit(*LLVMBB->getTerminator());
4308
4309   // Copy over any CaseBlock records that may now exist due to SwitchInst
4310   // lowering, as well as any jump table information.
4311   SwitchCases.clear();
4312   SwitchCases = SDL.SwitchCases;
4313   JT = SDL.JT;
4314   
4315   // Make sure the root of the DAG is up-to-date.
4316   DAG.setRoot(SDL.getRoot());
4317 }
4318
4319 void SelectionDAGISel::CodeGenAndEmitDAG(SelectionDAG &DAG) {
4320   // Get alias analysis for load/store combining.
4321   AliasAnalysis &AA = getAnalysis<AliasAnalysis>();
4322
4323   // Run the DAG combiner in pre-legalize mode.
4324   DAG.Combine(false, AA);
4325   
4326   DOUT << "Lowered selection DAG:\n";
4327   DEBUG(DAG.dump());
4328   
4329   // Second step, hack on the DAG until it only uses operations and types that
4330   // the target supports.
4331   DAG.Legalize();
4332   
4333   DOUT << "Legalized selection DAG:\n";
4334   DEBUG(DAG.dump());
4335   
4336   // Run the DAG combiner in post-legalize mode.
4337   DAG.Combine(true, AA);
4338   
4339   if (ViewISelDAGs) DAG.viewGraph();
4340
4341   // Third, instruction select all of the operations to machine code, adding the
4342   // code to the MachineBasicBlock.
4343   InstructionSelectBasicBlock(DAG);
4344   
4345   DOUT << "Selected machine code:\n";
4346   DEBUG(BB->dump());
4347 }  
4348
4349 void SelectionDAGISel::SelectBasicBlock(BasicBlock *LLVMBB, MachineFunction &MF,
4350                                         FunctionLoweringInfo &FuncInfo) {
4351   std::vector<std::pair<MachineInstr*, unsigned> > PHINodesToUpdate;
4352   {
4353     SelectionDAG DAG(TLI, MF, getAnalysisToUpdate<MachineModuleInfo>());
4354     CurDAG = &DAG;
4355   
4356     // First step, lower LLVM code to some DAG.  This DAG may use operations and
4357     // types that are not supported by the target.
4358     BuildSelectionDAG(DAG, LLVMBB, PHINodesToUpdate, FuncInfo);
4359
4360     // Second step, emit the lowered DAG as machine code.
4361     CodeGenAndEmitDAG(DAG);
4362   }
4363   
4364   // Next, now that we know what the last MBB the LLVM BB expanded is, update
4365   // PHI nodes in successors.
4366   if (SwitchCases.empty() && JT.Reg == 0) {
4367     for (unsigned i = 0, e = PHINodesToUpdate.size(); i != e; ++i) {
4368       MachineInstr *PHI = PHINodesToUpdate[i].first;
4369       assert(PHI->getOpcode() == TargetInstrInfo::PHI &&
4370              "This is not a machine PHI node that we are updating!");
4371       PHI->addRegOperand(PHINodesToUpdate[i].second, false);
4372       PHI->addMachineBasicBlockOperand(BB);
4373     }
4374     return;
4375   }
4376   
4377   // If the JumpTable record is filled in, then we need to emit a jump table.
4378   // Updating the PHI nodes is tricky in this case, since we need to determine
4379   // whether the PHI is a successor of the range check MBB or the jump table MBB
4380   if (JT.Reg) {
4381     assert(SwitchCases.empty() && "Cannot have jump table and lowered switch");
4382     SelectionDAG SDAG(TLI, MF, getAnalysisToUpdate<MachineModuleInfo>());
4383     CurDAG = &SDAG;
4384     SelectionDAGLowering SDL(SDAG, TLI, FuncInfo);
4385     MachineBasicBlock *RangeBB = BB;
4386     // Set the current basic block to the mbb we wish to insert the code into
4387     BB = JT.MBB;
4388     SDL.setCurrentBasicBlock(BB);
4389     // Emit the code
4390     SDL.visitJumpTable(JT);
4391     SDAG.setRoot(SDL.getRoot());
4392     CodeGenAndEmitDAG(SDAG);
4393     // Update PHI Nodes
4394     for (unsigned pi = 0, pe = PHINodesToUpdate.size(); pi != pe; ++pi) {
4395       MachineInstr *PHI = PHINodesToUpdate[pi].first;
4396       MachineBasicBlock *PHIBB = PHI->getParent();
4397       assert(PHI->getOpcode() == TargetInstrInfo::PHI &&
4398              "This is not a machine PHI node that we are updating!");
4399       if (PHIBB == JT.Default) {
4400         PHI->addRegOperand(PHINodesToUpdate[pi].second, false);
4401         PHI->addMachineBasicBlockOperand(RangeBB);
4402       }
4403       if (BB->succ_end() != std::find(BB->succ_begin(),BB->succ_end(), PHIBB)) {
4404         PHI->addRegOperand(PHINodesToUpdate[pi].second, false);
4405         PHI->addMachineBasicBlockOperand(BB);
4406       }
4407     }
4408     return;
4409   }
4410   
4411   // If the switch block involved a branch to one of the actual successors, we
4412   // need to update PHI nodes in that block.
4413   for (unsigned i = 0, e = PHINodesToUpdate.size(); i != e; ++i) {
4414     MachineInstr *PHI = PHINodesToUpdate[i].first;
4415     assert(PHI->getOpcode() == TargetInstrInfo::PHI &&
4416            "This is not a machine PHI node that we are updating!");
4417     if (BB->isSuccessor(PHI->getParent())) {
4418       PHI->addRegOperand(PHINodesToUpdate[i].second, false);
4419       PHI->addMachineBasicBlockOperand(BB);
4420     }
4421   }
4422   
4423   // If we generated any switch lowering information, build and codegen any
4424   // additional DAGs necessary.
4425   for (unsigned i = 0, e = SwitchCases.size(); i != e; ++i) {
4426     SelectionDAG SDAG(TLI, MF, getAnalysisToUpdate<MachineModuleInfo>());
4427     CurDAG = &SDAG;
4428     SelectionDAGLowering SDL(SDAG, TLI, FuncInfo);
4429     
4430     // Set the current basic block to the mbb we wish to insert the code into
4431     BB = SwitchCases[i].ThisBB;
4432     SDL.setCurrentBasicBlock(BB);
4433     
4434     // Emit the code
4435     SDL.visitSwitchCase(SwitchCases[i]);
4436     SDAG.setRoot(SDL.getRoot());
4437     CodeGenAndEmitDAG(SDAG);
4438     
4439     // Handle any PHI nodes in successors of this chunk, as if we were coming
4440     // from the original BB before switch expansion.  Note that PHI nodes can
4441     // occur multiple times in PHINodesToUpdate.  We have to be very careful to
4442     // handle them the right number of times.
4443     while ((BB = SwitchCases[i].TrueBB)) {  // Handle LHS and RHS.
4444       for (MachineBasicBlock::iterator Phi = BB->begin();
4445            Phi != BB->end() && Phi->getOpcode() == TargetInstrInfo::PHI; ++Phi){
4446         // This value for this PHI node is recorded in PHINodesToUpdate, get it.
4447         for (unsigned pn = 0; ; ++pn) {
4448           assert(pn != PHINodesToUpdate.size() && "Didn't find PHI entry!");
4449           if (PHINodesToUpdate[pn].first == Phi) {
4450             Phi->addRegOperand(PHINodesToUpdate[pn].second, false);
4451             Phi->addMachineBasicBlockOperand(SwitchCases[i].ThisBB);
4452             break;
4453           }
4454         }
4455       }
4456       
4457       // Don't process RHS if same block as LHS.
4458       if (BB == SwitchCases[i].FalseBB)
4459         SwitchCases[i].FalseBB = 0;
4460       
4461       // If we haven't handled the RHS, do so now.  Otherwise, we're done.
4462       SwitchCases[i].TrueBB = SwitchCases[i].FalseBB;
4463       SwitchCases[i].FalseBB = 0;
4464     }
4465     assert(SwitchCases[i].TrueBB == 0 && SwitchCases[i].FalseBB == 0);
4466   }
4467 }
4468
4469
4470 //===----------------------------------------------------------------------===//
4471 /// ScheduleAndEmitDAG - Pick a safe ordering and emit instructions for each
4472 /// target node in the graph.
4473 void SelectionDAGISel::ScheduleAndEmitDAG(SelectionDAG &DAG) {
4474   if (ViewSchedDAGs) DAG.viewGraph();
4475
4476   RegisterScheduler::FunctionPassCtor Ctor = RegisterScheduler::getDefault();
4477   
4478   if (!Ctor) {
4479     Ctor = ISHeuristic;
4480     RegisterScheduler::setDefault(Ctor);
4481   }
4482   
4483   ScheduleDAG *SL = Ctor(this, &DAG, BB);
4484   BB = SL->Run();
4485   delete SL;
4486 }
4487
4488
4489 HazardRecognizer *SelectionDAGISel::CreateTargetHazardRecognizer() {
4490   return new HazardRecognizer();
4491 }
4492
4493 //===----------------------------------------------------------------------===//
4494 // Helper functions used by the generated instruction selector.
4495 //===----------------------------------------------------------------------===//
4496 // Calls to these methods are generated by tblgen.
4497
4498 /// CheckAndMask - The isel is trying to match something like (and X, 255).  If
4499 /// the dag combiner simplified the 255, we still want to match.  RHS is the
4500 /// actual value in the DAG on the RHS of an AND, and DesiredMaskS is the value
4501 /// specified in the .td file (e.g. 255).
4502 bool SelectionDAGISel::CheckAndMask(SDOperand LHS, ConstantSDNode *RHS, 
4503                                     int64_t DesiredMaskS) {
4504   uint64_t ActualMask = RHS->getValue();
4505   uint64_t DesiredMask =DesiredMaskS & MVT::getIntVTBitMask(LHS.getValueType());
4506   
4507   // If the actual mask exactly matches, success!
4508   if (ActualMask == DesiredMask)
4509     return true;
4510   
4511   // If the actual AND mask is allowing unallowed bits, this doesn't match.
4512   if (ActualMask & ~DesiredMask)
4513     return false;
4514   
4515   // Otherwise, the DAG Combiner may have proven that the value coming in is
4516   // either already zero or is not demanded.  Check for known zero input bits.
4517   uint64_t NeededMask = DesiredMask & ~ActualMask;
4518   if (getTargetLowering().MaskedValueIsZero(LHS, NeededMask))
4519     return true;
4520   
4521   // TODO: check to see if missing bits are just not demanded.
4522
4523   // Otherwise, this pattern doesn't match.
4524   return false;
4525 }
4526
4527 /// CheckOrMask - The isel is trying to match something like (or X, 255).  If
4528 /// the dag combiner simplified the 255, we still want to match.  RHS is the
4529 /// actual value in the DAG on the RHS of an OR, and DesiredMaskS is the value
4530 /// specified in the .td file (e.g. 255).
4531 bool SelectionDAGISel::CheckOrMask(SDOperand LHS, ConstantSDNode *RHS, 
4532                                     int64_t DesiredMaskS) {
4533   uint64_t ActualMask = RHS->getValue();
4534   uint64_t DesiredMask =DesiredMaskS & MVT::getIntVTBitMask(LHS.getValueType());
4535   
4536   // If the actual mask exactly matches, success!
4537   if (ActualMask == DesiredMask)
4538     return true;
4539   
4540   // If the actual AND mask is allowing unallowed bits, this doesn't match.
4541   if (ActualMask & ~DesiredMask)
4542     return false;
4543   
4544   // Otherwise, the DAG Combiner may have proven that the value coming in is
4545   // either already zero or is not demanded.  Check for known zero input bits.
4546   uint64_t NeededMask = DesiredMask & ~ActualMask;
4547   
4548   uint64_t KnownZero, KnownOne;
4549   getTargetLowering().ComputeMaskedBits(LHS, NeededMask, KnownZero, KnownOne);
4550   
4551   // If all the missing bits in the or are already known to be set, match!
4552   if ((NeededMask & KnownOne) == NeededMask)
4553     return true;
4554   
4555   // TODO: check to see if missing bits are just not demanded.
4556   
4557   // Otherwise, this pattern doesn't match.
4558   return false;
4559 }
4560
4561
4562 /// SelectInlineAsmMemoryOperands - Calls to this are automatically generated
4563 /// by tblgen.  Others should not call it.
4564 void SelectionDAGISel::
4565 SelectInlineAsmMemoryOperands(std::vector<SDOperand> &Ops, SelectionDAG &DAG) {
4566   std::vector<SDOperand> InOps;
4567   std::swap(InOps, Ops);
4568
4569   Ops.push_back(InOps[0]);  // input chain.
4570   Ops.push_back(InOps[1]);  // input asm string.
4571
4572   unsigned i = 2, e = InOps.size();
4573   if (InOps[e-1].getValueType() == MVT::Flag)
4574     --e;  // Don't process a flag operand if it is here.
4575   
4576   while (i != e) {
4577     unsigned Flags = cast<ConstantSDNode>(InOps[i])->getValue();
4578     if ((Flags & 7) != 4 /*MEM*/) {
4579       // Just skip over this operand, copying the operands verbatim.
4580       Ops.insert(Ops.end(), InOps.begin()+i, InOps.begin()+i+(Flags >> 3) + 1);
4581       i += (Flags >> 3) + 1;
4582     } else {
4583       assert((Flags >> 3) == 1 && "Memory operand with multiple values?");
4584       // Otherwise, this is a memory operand.  Ask the target to select it.
4585       std::vector<SDOperand> SelOps;
4586       if (SelectInlineAsmMemoryOperand(InOps[i+1], 'm', SelOps, DAG)) {
4587         cerr << "Could not match memory address.  Inline asm failure!\n";
4588         exit(1);
4589       }
4590       
4591       // Add this to the output node.
4592       Ops.push_back(DAG.getTargetConstant(4/*MEM*/ | (SelOps.size() << 3),
4593                                           MVT::i32));
4594       Ops.insert(Ops.end(), SelOps.begin(), SelOps.end());
4595       i += 2;
4596     }
4597   }
4598   
4599   // Add the flag input back if present.
4600   if (e != InOps.size())
4601     Ops.push_back(InOps.back());
4602 }