Change ARMInstPrinter::printPredicateOperand() so it will not abort if it
[oota-llvm.git] / lib / Target / ARM / ARMISelDAGToDAG.cpp
1 //===-- ARMISelDAGToDAG.cpp - A dag to dag inst selector for ARM ----------===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 // This file defines an instruction selector for the ARM target.
11 //
12 //===----------------------------------------------------------------------===//
13
14 #define DEBUG_TYPE "arm-isel"
15 #include "ARM.h"
16 #include "ARMBaseInstrInfo.h"
17 #include "ARMTargetMachine.h"
18 #include "MCTargetDesc/ARMAddressingModes.h"
19 #include "llvm/CallingConv.h"
20 #include "llvm/Constants.h"
21 #include "llvm/DerivedTypes.h"
22 #include "llvm/Function.h"
23 #include "llvm/Intrinsics.h"
24 #include "llvm/LLVMContext.h"
25 #include "llvm/CodeGen/MachineFrameInfo.h"
26 #include "llvm/CodeGen/MachineFunction.h"
27 #include "llvm/CodeGen/MachineInstrBuilder.h"
28 #include "llvm/CodeGen/SelectionDAG.h"
29 #include "llvm/CodeGen/SelectionDAGISel.h"
30 #include "llvm/Target/TargetLowering.h"
31 #include "llvm/Target/TargetOptions.h"
32 #include "llvm/Support/CommandLine.h"
33 #include "llvm/Support/Compiler.h"
34 #include "llvm/Support/Debug.h"
35 #include "llvm/Support/ErrorHandling.h"
36 #include "llvm/Support/raw_ostream.h"
37
38 using namespace llvm;
39
40 static cl::opt<bool>
41 DisableShifterOp("disable-shifter-op", cl::Hidden,
42   cl::desc("Disable isel of shifter-op"),
43   cl::init(false));
44
45 static cl::opt<bool>
46 CheckVMLxHazard("check-vmlx-hazard", cl::Hidden,
47   cl::desc("Check fp vmla / vmls hazard at isel time"),
48   cl::init(true));
49
50 static cl::opt<bool>
51 DisableARMIntABS("disable-arm-int-abs", cl::Hidden,
52   cl::desc("Enable / disable ARM integer abs transform"),
53   cl::init(false));
54
55 //===--------------------------------------------------------------------===//
56 /// ARMDAGToDAGISel - ARM specific code to select ARM machine
57 /// instructions for SelectionDAG operations.
58 ///
59 namespace {
60
61 enum AddrMode2Type {
62   AM2_BASE, // Simple AM2 (+-imm12)
63   AM2_SHOP  // Shifter-op AM2
64 };
65
66 class ARMDAGToDAGISel : public SelectionDAGISel {
67   ARMBaseTargetMachine &TM;
68   const ARMBaseInstrInfo *TII;
69
70   /// Subtarget - Keep a pointer to the ARMSubtarget around so that we can
71   /// make the right decision when generating code for different targets.
72   const ARMSubtarget *Subtarget;
73
74 public:
75   explicit ARMDAGToDAGISel(ARMBaseTargetMachine &tm,
76                            CodeGenOpt::Level OptLevel)
77     : SelectionDAGISel(tm, OptLevel), TM(tm),
78       TII(static_cast<const ARMBaseInstrInfo*>(TM.getInstrInfo())),
79       Subtarget(&TM.getSubtarget<ARMSubtarget>()) {
80   }
81
82   virtual const char *getPassName() const {
83     return "ARM Instruction Selection";
84   }
85
86   /// getI32Imm - Return a target constant of type i32 with the specified
87   /// value.
88   inline SDValue getI32Imm(unsigned Imm) {
89     return CurDAG->getTargetConstant(Imm, MVT::i32);
90   }
91
92   SDNode *Select(SDNode *N);
93
94
95   bool hasNoVMLxHazardUse(SDNode *N) const;
96   bool isShifterOpProfitable(const SDValue &Shift,
97                              ARM_AM::ShiftOpc ShOpcVal, unsigned ShAmt);
98   bool SelectRegShifterOperand(SDValue N, SDValue &A,
99                                SDValue &B, SDValue &C,
100                                bool CheckProfitability = true);
101   bool SelectImmShifterOperand(SDValue N, SDValue &A,
102                                SDValue &B, bool CheckProfitability = true);
103   bool SelectShiftRegShifterOperand(SDValue N, SDValue &A,
104                                     SDValue &B, SDValue &C) {
105     // Don't apply the profitability check
106     return SelectRegShifterOperand(N, A, B, C, false);
107   }
108   bool SelectShiftImmShifterOperand(SDValue N, SDValue &A,
109                                     SDValue &B) {
110     // Don't apply the profitability check
111     return SelectImmShifterOperand(N, A, B, false);
112   }
113
114   bool SelectAddrModeImm12(SDValue N, SDValue &Base, SDValue &OffImm);
115   bool SelectLdStSOReg(SDValue N, SDValue &Base, SDValue &Offset, SDValue &Opc);
116
117   AddrMode2Type SelectAddrMode2Worker(SDValue N, SDValue &Base,
118                                       SDValue &Offset, SDValue &Opc);
119   bool SelectAddrMode2Base(SDValue N, SDValue &Base, SDValue &Offset,
120                            SDValue &Opc) {
121     return SelectAddrMode2Worker(N, Base, Offset, Opc) == AM2_BASE;
122   }
123
124   bool SelectAddrMode2ShOp(SDValue N, SDValue &Base, SDValue &Offset,
125                            SDValue &Opc) {
126     return SelectAddrMode2Worker(N, Base, Offset, Opc) == AM2_SHOP;
127   }
128
129   bool SelectAddrMode2(SDValue N, SDValue &Base, SDValue &Offset,
130                        SDValue &Opc) {
131     SelectAddrMode2Worker(N, Base, Offset, Opc);
132 //    return SelectAddrMode2ShOp(N, Base, Offset, Opc);
133     // This always matches one way or another.
134     return true;
135   }
136
137   bool SelectAddrMode2OffsetReg(SDNode *Op, SDValue N,
138                              SDValue &Offset, SDValue &Opc);
139   bool SelectAddrMode2OffsetImm(SDNode *Op, SDValue N,
140                              SDValue &Offset, SDValue &Opc);
141   bool SelectAddrMode2OffsetImmPre(SDNode *Op, SDValue N,
142                              SDValue &Offset, SDValue &Opc);
143   bool SelectAddrOffsetNone(SDValue N, SDValue &Base);
144   bool SelectAddrMode3(SDValue N, SDValue &Base,
145                        SDValue &Offset, SDValue &Opc);
146   bool SelectAddrMode3Offset(SDNode *Op, SDValue N,
147                              SDValue &Offset, SDValue &Opc);
148   bool SelectAddrMode5(SDValue N, SDValue &Base,
149                        SDValue &Offset);
150   bool SelectAddrMode6(SDNode *Parent, SDValue N, SDValue &Addr,SDValue &Align);
151   bool SelectAddrMode6Offset(SDNode *Op, SDValue N, SDValue &Offset);
152
153   bool SelectAddrModePC(SDValue N, SDValue &Offset, SDValue &Label);
154
155   // Thumb Addressing Modes:
156   bool SelectThumbAddrModeRR(SDValue N, SDValue &Base, SDValue &Offset);
157   bool SelectThumbAddrModeRI(SDValue N, SDValue &Base, SDValue &Offset,
158                              unsigned Scale);
159   bool SelectThumbAddrModeRI5S1(SDValue N, SDValue &Base, SDValue &Offset);
160   bool SelectThumbAddrModeRI5S2(SDValue N, SDValue &Base, SDValue &Offset);
161   bool SelectThumbAddrModeRI5S4(SDValue N, SDValue &Base, SDValue &Offset);
162   bool SelectThumbAddrModeImm5S(SDValue N, unsigned Scale, SDValue &Base,
163                                 SDValue &OffImm);
164   bool SelectThumbAddrModeImm5S1(SDValue N, SDValue &Base,
165                                  SDValue &OffImm);
166   bool SelectThumbAddrModeImm5S2(SDValue N, SDValue &Base,
167                                  SDValue &OffImm);
168   bool SelectThumbAddrModeImm5S4(SDValue N, SDValue &Base,
169                                  SDValue &OffImm);
170   bool SelectThumbAddrModeSP(SDValue N, SDValue &Base, SDValue &OffImm);
171
172   // Thumb 2 Addressing Modes:
173   bool SelectT2ShifterOperandReg(SDValue N,
174                                  SDValue &BaseReg, SDValue &Opc);
175   bool SelectT2AddrModeImm12(SDValue N, SDValue &Base, SDValue &OffImm);
176   bool SelectT2AddrModeImm8(SDValue N, SDValue &Base,
177                             SDValue &OffImm);
178   bool SelectT2AddrModeImm8Offset(SDNode *Op, SDValue N,
179                                  SDValue &OffImm);
180   bool SelectT2AddrModeSoReg(SDValue N, SDValue &Base,
181                              SDValue &OffReg, SDValue &ShImm);
182
183   inline bool is_so_imm(unsigned Imm) const {
184     return ARM_AM::getSOImmVal(Imm) != -1;
185   }
186
187   inline bool is_so_imm_not(unsigned Imm) const {
188     return ARM_AM::getSOImmVal(~Imm) != -1;
189   }
190
191   inline bool is_t2_so_imm(unsigned Imm) const {
192     return ARM_AM::getT2SOImmVal(Imm) != -1;
193   }
194
195   inline bool is_t2_so_imm_not(unsigned Imm) const {
196     return ARM_AM::getT2SOImmVal(~Imm) != -1;
197   }
198
199   // Include the pieces autogenerated from the target description.
200 #include "ARMGenDAGISel.inc"
201
202 private:
203   /// SelectARMIndexedLoad - Indexed (pre/post inc/dec) load matching code for
204   /// ARM.
205   SDNode *SelectARMIndexedLoad(SDNode *N);
206   SDNode *SelectT2IndexedLoad(SDNode *N);
207
208   /// SelectVLD - Select NEON load intrinsics.  NumVecs should be
209   /// 1, 2, 3 or 4.  The opcode arrays specify the instructions used for
210   /// loads of D registers and even subregs and odd subregs of Q registers.
211   /// For NumVecs <= 2, QOpcodes1 is not used.
212   SDNode *SelectVLD(SDNode *N, bool isUpdating, unsigned NumVecs,
213                     unsigned *DOpcodes,
214                     unsigned *QOpcodes0, unsigned *QOpcodes1);
215
216   /// SelectVST - Select NEON store intrinsics.  NumVecs should
217   /// be 1, 2, 3 or 4.  The opcode arrays specify the instructions used for
218   /// stores of D registers and even subregs and odd subregs of Q registers.
219   /// For NumVecs <= 2, QOpcodes1 is not used.
220   SDNode *SelectVST(SDNode *N, bool isUpdating, unsigned NumVecs,
221                     unsigned *DOpcodes,
222                     unsigned *QOpcodes0, unsigned *QOpcodes1);
223
224   /// SelectVLDSTLane - Select NEON load/store lane intrinsics.  NumVecs should
225   /// be 2, 3 or 4.  The opcode arrays specify the instructions used for
226   /// load/store of D registers and Q registers.
227   SDNode *SelectVLDSTLane(SDNode *N, bool IsLoad,
228                           bool isUpdating, unsigned NumVecs,
229                           unsigned *DOpcodes, unsigned *QOpcodes);
230
231   /// SelectVLDDup - Select NEON load-duplicate intrinsics.  NumVecs
232   /// should be 2, 3 or 4.  The opcode array specifies the instructions used
233   /// for loading D registers.  (Q registers are not supported.)
234   SDNode *SelectVLDDup(SDNode *N, bool isUpdating, unsigned NumVecs,
235                        unsigned *Opcodes);
236
237   /// SelectVTBL - Select NEON VTBL and VTBX intrinsics.  NumVecs should be 2,
238   /// 3 or 4.  These are custom-selected so that a REG_SEQUENCE can be
239   /// generated to force the table registers to be consecutive.
240   SDNode *SelectVTBL(SDNode *N, bool IsExt, unsigned NumVecs, unsigned Opc);
241
242   /// SelectV6T2BitfieldExtractOp - Select SBFX/UBFX instructions for ARM.
243   SDNode *SelectV6T2BitfieldExtractOp(SDNode *N, bool isSigned);
244
245   /// SelectCMOVOp - Select CMOV instructions for ARM.
246   SDNode *SelectCMOVOp(SDNode *N);
247   SDNode *SelectConditionalOp(SDNode *N);
248   SDNode *SelectT2CMOVShiftOp(SDNode *N, SDValue FalseVal, SDValue TrueVal,
249                               ARMCC::CondCodes CCVal, SDValue CCR,
250                               SDValue InFlag);
251   SDNode *SelectARMCMOVShiftOp(SDNode *N, SDValue FalseVal, SDValue TrueVal,
252                                ARMCC::CondCodes CCVal, SDValue CCR,
253                                SDValue InFlag);
254   SDNode *SelectT2CMOVImmOp(SDNode *N, SDValue FalseVal, SDValue TrueVal,
255                               ARMCC::CondCodes CCVal, SDValue CCR,
256                               SDValue InFlag);
257   SDNode *SelectARMCMOVImmOp(SDNode *N, SDValue FalseVal, SDValue TrueVal,
258                                ARMCC::CondCodes CCVal, SDValue CCR,
259                                SDValue InFlag);
260
261   // Select special operations if node forms integer ABS pattern
262   SDNode *SelectABSOp(SDNode *N);
263
264   SDNode *SelectConcatVector(SDNode *N);
265
266   SDNode *SelectAtomic64(SDNode *Node, unsigned Opc);
267
268   /// SelectInlineAsmMemoryOperand - Implement addressing mode selection for
269   /// inline asm expressions.
270   virtual bool SelectInlineAsmMemoryOperand(const SDValue &Op,
271                                             char ConstraintCode,
272                                             std::vector<SDValue> &OutOps);
273
274   // Form pairs of consecutive S, D, or Q registers.
275   SDNode *PairSRegs(EVT VT, SDValue V0, SDValue V1);
276   SDNode *PairDRegs(EVT VT, SDValue V0, SDValue V1);
277   SDNode *PairQRegs(EVT VT, SDValue V0, SDValue V1);
278
279   // Form sequences of 4 consecutive S, D, or Q registers.
280   SDNode *QuadSRegs(EVT VT, SDValue V0, SDValue V1, SDValue V2, SDValue V3);
281   SDNode *QuadDRegs(EVT VT, SDValue V0, SDValue V1, SDValue V2, SDValue V3);
282   SDNode *QuadQRegs(EVT VT, SDValue V0, SDValue V1, SDValue V2, SDValue V3);
283
284   // Get the alignment operand for a NEON VLD or VST instruction.
285   SDValue GetVLDSTAlign(SDValue Align, unsigned NumVecs, bool is64BitVector);
286 };
287 }
288
289 /// isInt32Immediate - This method tests to see if the node is a 32-bit constant
290 /// operand. If so Imm will receive the 32-bit value.
291 static bool isInt32Immediate(SDNode *N, unsigned &Imm) {
292   if (N->getOpcode() == ISD::Constant && N->getValueType(0) == MVT::i32) {
293     Imm = cast<ConstantSDNode>(N)->getZExtValue();
294     return true;
295   }
296   return false;
297 }
298
299 // isInt32Immediate - This method tests to see if a constant operand.
300 // If so Imm will receive the 32 bit value.
301 static bool isInt32Immediate(SDValue N, unsigned &Imm) {
302   return isInt32Immediate(N.getNode(), Imm);
303 }
304
305 // isOpcWithIntImmediate - This method tests to see if the node is a specific
306 // opcode and that it has a immediate integer right operand.
307 // If so Imm will receive the 32 bit value.
308 static bool isOpcWithIntImmediate(SDNode *N, unsigned Opc, unsigned& Imm) {
309   return N->getOpcode() == Opc &&
310          isInt32Immediate(N->getOperand(1).getNode(), Imm);
311 }
312
313 /// \brief Check whether a particular node is a constant value representable as
314 /// (N * Scale) where (N in [\arg RangeMin, \arg RangeMax).
315 ///
316 /// \param ScaledConstant [out] - On success, the pre-scaled constant value.
317 static bool isScaledConstantInRange(SDValue Node, int Scale,
318                                     int RangeMin, int RangeMax,
319                                     int &ScaledConstant) {
320   assert(Scale > 0 && "Invalid scale!");
321
322   // Check that this is a constant.
323   const ConstantSDNode *C = dyn_cast<ConstantSDNode>(Node);
324   if (!C)
325     return false;
326
327   ScaledConstant = (int) C->getZExtValue();
328   if ((ScaledConstant % Scale) != 0)
329     return false;
330
331   ScaledConstant /= Scale;
332   return ScaledConstant >= RangeMin && ScaledConstant < RangeMax;
333 }
334
335 /// hasNoVMLxHazardUse - Return true if it's desirable to select a FP MLA / MLS
336 /// node. VFP / NEON fp VMLA / VMLS instructions have special RAW hazards (at
337 /// least on current ARM implementations) which should be avoidded.
338 bool ARMDAGToDAGISel::hasNoVMLxHazardUse(SDNode *N) const {
339   if (OptLevel == CodeGenOpt::None)
340     return true;
341
342   if (!CheckVMLxHazard)
343     return true;
344
345   if (!Subtarget->isCortexA8() && !Subtarget->isCortexA9())
346     return true;
347
348   if (!N->hasOneUse())
349     return false;
350
351   SDNode *Use = *N->use_begin();
352   if (Use->getOpcode() == ISD::CopyToReg)
353     return true;
354   if (Use->isMachineOpcode()) {
355     const MCInstrDesc &MCID = TII->get(Use->getMachineOpcode());
356     if (MCID.mayStore())
357       return true;
358     unsigned Opcode = MCID.getOpcode();
359     if (Opcode == ARM::VMOVRS || Opcode == ARM::VMOVRRD)
360       return true;
361     // vmlx feeding into another vmlx. We actually want to unfold
362     // the use later in the MLxExpansion pass. e.g.
363     // vmla
364     // vmla (stall 8 cycles)
365     //
366     // vmul (5 cycles)
367     // vadd (5 cycles)
368     // vmla
369     // This adds up to about 18 - 19 cycles.
370     //
371     // vmla
372     // vmul (stall 4 cycles)
373     // vadd adds up to about 14 cycles.
374     return TII->isFpMLxInstruction(Opcode);
375   }
376
377   return false;
378 }
379
380 bool ARMDAGToDAGISel::isShifterOpProfitable(const SDValue &Shift,
381                                             ARM_AM::ShiftOpc ShOpcVal,
382                                             unsigned ShAmt) {
383   if (!Subtarget->isCortexA9())
384     return true;
385   if (Shift.hasOneUse())
386     return true;
387   // R << 2 is free.
388   return ShOpcVal == ARM_AM::lsl && ShAmt == 2;
389 }
390
391 bool ARMDAGToDAGISel::SelectImmShifterOperand(SDValue N,
392                                               SDValue &BaseReg,
393                                               SDValue &Opc,
394                                               bool CheckProfitability) {
395   if (DisableShifterOp)
396     return false;
397
398   ARM_AM::ShiftOpc ShOpcVal = ARM_AM::getShiftOpcForNode(N.getOpcode());
399
400   // Don't match base register only case. That is matched to a separate
401   // lower complexity pattern with explicit register operand.
402   if (ShOpcVal == ARM_AM::no_shift) return false;
403
404   BaseReg = N.getOperand(0);
405   unsigned ShImmVal = 0;
406   ConstantSDNode *RHS = dyn_cast<ConstantSDNode>(N.getOperand(1));
407   if (!RHS) return false;
408   ShImmVal = RHS->getZExtValue() & 31;
409   Opc = CurDAG->getTargetConstant(ARM_AM::getSORegOpc(ShOpcVal, ShImmVal),
410                                   MVT::i32);
411   return true;
412 }
413
414 bool ARMDAGToDAGISel::SelectRegShifterOperand(SDValue N,
415                                               SDValue &BaseReg,
416                                               SDValue &ShReg,
417                                               SDValue &Opc,
418                                               bool CheckProfitability) {
419   if (DisableShifterOp)
420     return false;
421
422   ARM_AM::ShiftOpc ShOpcVal = ARM_AM::getShiftOpcForNode(N.getOpcode());
423
424   // Don't match base register only case. That is matched to a separate
425   // lower complexity pattern with explicit register operand.
426   if (ShOpcVal == ARM_AM::no_shift) return false;
427
428   BaseReg = N.getOperand(0);
429   unsigned ShImmVal = 0;
430   ConstantSDNode *RHS = dyn_cast<ConstantSDNode>(N.getOperand(1));
431   if (RHS) return false;
432
433   ShReg = N.getOperand(1);
434   if (CheckProfitability && !isShifterOpProfitable(N, ShOpcVal, ShImmVal))
435     return false;
436   Opc = CurDAG->getTargetConstant(ARM_AM::getSORegOpc(ShOpcVal, ShImmVal),
437                                   MVT::i32);
438   return true;
439 }
440
441
442 bool ARMDAGToDAGISel::SelectAddrModeImm12(SDValue N,
443                                           SDValue &Base,
444                                           SDValue &OffImm) {
445   // Match simple R + imm12 operands.
446
447   // Base only.
448   if (N.getOpcode() != ISD::ADD && N.getOpcode() != ISD::SUB &&
449       !CurDAG->isBaseWithConstantOffset(N)) {
450     if (N.getOpcode() == ISD::FrameIndex) {
451       // Match frame index.
452       int FI = cast<FrameIndexSDNode>(N)->getIndex();
453       Base = CurDAG->getTargetFrameIndex(FI, TLI.getPointerTy());
454       OffImm  = CurDAG->getTargetConstant(0, MVT::i32);
455       return true;
456     }
457
458     if (N.getOpcode() == ARMISD::Wrapper &&
459         !(Subtarget->useMovt() &&
460                      N.getOperand(0).getOpcode() == ISD::TargetGlobalAddress)) {
461       Base = N.getOperand(0);
462     } else
463       Base = N;
464     OffImm  = CurDAG->getTargetConstant(0, MVT::i32);
465     return true;
466   }
467
468   if (ConstantSDNode *RHS = dyn_cast<ConstantSDNode>(N.getOperand(1))) {
469     int RHSC = (int)RHS->getZExtValue();
470     if (N.getOpcode() == ISD::SUB)
471       RHSC = -RHSC;
472
473     if (RHSC >= 0 && RHSC < 0x1000) { // 12 bits (unsigned)
474       Base   = N.getOperand(0);
475       if (Base.getOpcode() == ISD::FrameIndex) {
476         int FI = cast<FrameIndexSDNode>(Base)->getIndex();
477         Base = CurDAG->getTargetFrameIndex(FI, TLI.getPointerTy());
478       }
479       OffImm = CurDAG->getTargetConstant(RHSC, MVT::i32);
480       return true;
481     }
482   }
483
484   // Base only.
485   Base = N;
486   OffImm  = CurDAG->getTargetConstant(0, MVT::i32);
487   return true;
488 }
489
490
491
492 bool ARMDAGToDAGISel::SelectLdStSOReg(SDValue N, SDValue &Base, SDValue &Offset,
493                                       SDValue &Opc) {
494   if (N.getOpcode() == ISD::MUL &&
495       (!Subtarget->isCortexA9() || N.hasOneUse())) {
496     if (ConstantSDNode *RHS = dyn_cast<ConstantSDNode>(N.getOperand(1))) {
497       // X * [3,5,9] -> X + X * [2,4,8] etc.
498       int RHSC = (int)RHS->getZExtValue();
499       if (RHSC & 1) {
500         RHSC = RHSC & ~1;
501         ARM_AM::AddrOpc AddSub = ARM_AM::add;
502         if (RHSC < 0) {
503           AddSub = ARM_AM::sub;
504           RHSC = - RHSC;
505         }
506         if (isPowerOf2_32(RHSC)) {
507           unsigned ShAmt = Log2_32(RHSC);
508           Base = Offset = N.getOperand(0);
509           Opc = CurDAG->getTargetConstant(ARM_AM::getAM2Opc(AddSub, ShAmt,
510                                                             ARM_AM::lsl),
511                                           MVT::i32);
512           return true;
513         }
514       }
515     }
516   }
517
518   if (N.getOpcode() != ISD::ADD && N.getOpcode() != ISD::SUB &&
519       // ISD::OR that is equivalent to an ISD::ADD.
520       !CurDAG->isBaseWithConstantOffset(N))
521     return false;
522
523   // Leave simple R +/- imm12 operands for LDRi12
524   if (N.getOpcode() == ISD::ADD || N.getOpcode() == ISD::OR) {
525     int RHSC;
526     if (isScaledConstantInRange(N.getOperand(1), /*Scale=*/1,
527                                 -0x1000+1, 0x1000, RHSC)) // 12 bits.
528       return false;
529   }
530
531   // Otherwise this is R +/- [possibly shifted] R.
532   ARM_AM::AddrOpc AddSub = N.getOpcode() == ISD::SUB ? ARM_AM::sub:ARM_AM::add;
533   ARM_AM::ShiftOpc ShOpcVal =
534     ARM_AM::getShiftOpcForNode(N.getOperand(1).getOpcode());
535   unsigned ShAmt = 0;
536
537   Base   = N.getOperand(0);
538   Offset = N.getOperand(1);
539
540   if (ShOpcVal != ARM_AM::no_shift) {
541     // Check to see if the RHS of the shift is a constant, if not, we can't fold
542     // it.
543     if (ConstantSDNode *Sh =
544            dyn_cast<ConstantSDNode>(N.getOperand(1).getOperand(1))) {
545       ShAmt = Sh->getZExtValue();
546       if (isShifterOpProfitable(Offset, ShOpcVal, ShAmt))
547         Offset = N.getOperand(1).getOperand(0);
548       else {
549         ShAmt = 0;
550         ShOpcVal = ARM_AM::no_shift;
551       }
552     } else {
553       ShOpcVal = ARM_AM::no_shift;
554     }
555   }
556
557   // Try matching (R shl C) + (R).
558   if (N.getOpcode() != ISD::SUB && ShOpcVal == ARM_AM::no_shift &&
559       !(Subtarget->isCortexA9() || N.getOperand(0).hasOneUse())) {
560     ShOpcVal = ARM_AM::getShiftOpcForNode(N.getOperand(0).getOpcode());
561     if (ShOpcVal != ARM_AM::no_shift) {
562       // Check to see if the RHS of the shift is a constant, if not, we can't
563       // fold it.
564       if (ConstantSDNode *Sh =
565           dyn_cast<ConstantSDNode>(N.getOperand(0).getOperand(1))) {
566         ShAmt = Sh->getZExtValue();
567         if (isShifterOpProfitable(N.getOperand(0), ShOpcVal, ShAmt)) {
568           Offset = N.getOperand(0).getOperand(0);
569           Base = N.getOperand(1);
570         } else {
571           ShAmt = 0;
572           ShOpcVal = ARM_AM::no_shift;
573         }
574       } else {
575         ShOpcVal = ARM_AM::no_shift;
576       }
577     }
578   }
579
580   Opc = CurDAG->getTargetConstant(ARM_AM::getAM2Opc(AddSub, ShAmt, ShOpcVal),
581                                   MVT::i32);
582   return true;
583 }
584
585
586
587
588 //-----
589
590 AddrMode2Type ARMDAGToDAGISel::SelectAddrMode2Worker(SDValue N,
591                                                      SDValue &Base,
592                                                      SDValue &Offset,
593                                                      SDValue &Opc) {
594   if (N.getOpcode() == ISD::MUL &&
595       (!Subtarget->isCortexA9() || N.hasOneUse())) {
596     if (ConstantSDNode *RHS = dyn_cast<ConstantSDNode>(N.getOperand(1))) {
597       // X * [3,5,9] -> X + X * [2,4,8] etc.
598       int RHSC = (int)RHS->getZExtValue();
599       if (RHSC & 1) {
600         RHSC = RHSC & ~1;
601         ARM_AM::AddrOpc AddSub = ARM_AM::add;
602         if (RHSC < 0) {
603           AddSub = ARM_AM::sub;
604           RHSC = - RHSC;
605         }
606         if (isPowerOf2_32(RHSC)) {
607           unsigned ShAmt = Log2_32(RHSC);
608           Base = Offset = N.getOperand(0);
609           Opc = CurDAG->getTargetConstant(ARM_AM::getAM2Opc(AddSub, ShAmt,
610                                                             ARM_AM::lsl),
611                                           MVT::i32);
612           return AM2_SHOP;
613         }
614       }
615     }
616   }
617
618   if (N.getOpcode() != ISD::ADD && N.getOpcode() != ISD::SUB &&
619       // ISD::OR that is equivalent to an ADD.
620       !CurDAG->isBaseWithConstantOffset(N)) {
621     Base = N;
622     if (N.getOpcode() == ISD::FrameIndex) {
623       int FI = cast<FrameIndexSDNode>(N)->getIndex();
624       Base = CurDAG->getTargetFrameIndex(FI, TLI.getPointerTy());
625     } else if (N.getOpcode() == ARMISD::Wrapper &&
626                !(Subtarget->useMovt() &&
627                  N.getOperand(0).getOpcode() == ISD::TargetGlobalAddress)) {
628       Base = N.getOperand(0);
629     }
630     Offset = CurDAG->getRegister(0, MVT::i32);
631     Opc = CurDAG->getTargetConstant(ARM_AM::getAM2Opc(ARM_AM::add, 0,
632                                                       ARM_AM::no_shift),
633                                     MVT::i32);
634     return AM2_BASE;
635   }
636
637   // Match simple R +/- imm12 operands.
638   if (N.getOpcode() != ISD::SUB) {
639     int RHSC;
640     if (isScaledConstantInRange(N.getOperand(1), /*Scale=*/1,
641                                 -0x1000+1, 0x1000, RHSC)) { // 12 bits.
642       Base = N.getOperand(0);
643       if (Base.getOpcode() == ISD::FrameIndex) {
644         int FI = cast<FrameIndexSDNode>(Base)->getIndex();
645         Base = CurDAG->getTargetFrameIndex(FI, TLI.getPointerTy());
646       }
647       Offset = CurDAG->getRegister(0, MVT::i32);
648
649       ARM_AM::AddrOpc AddSub = ARM_AM::add;
650       if (RHSC < 0) {
651         AddSub = ARM_AM::sub;
652         RHSC = - RHSC;
653       }
654       Opc = CurDAG->getTargetConstant(ARM_AM::getAM2Opc(AddSub, RHSC,
655                                                         ARM_AM::no_shift),
656                                       MVT::i32);
657       return AM2_BASE;
658     }
659   }
660
661   if (Subtarget->isCortexA9() && !N.hasOneUse()) {
662     // Compute R +/- (R << N) and reuse it.
663     Base = N;
664     Offset = CurDAG->getRegister(0, MVT::i32);
665     Opc = CurDAG->getTargetConstant(ARM_AM::getAM2Opc(ARM_AM::add, 0,
666                                                       ARM_AM::no_shift),
667                                     MVT::i32);
668     return AM2_BASE;
669   }
670
671   // Otherwise this is R +/- [possibly shifted] R.
672   ARM_AM::AddrOpc AddSub = N.getOpcode() != ISD::SUB ? ARM_AM::add:ARM_AM::sub;
673   ARM_AM::ShiftOpc ShOpcVal =
674     ARM_AM::getShiftOpcForNode(N.getOperand(1).getOpcode());
675   unsigned ShAmt = 0;
676
677   Base   = N.getOperand(0);
678   Offset = N.getOperand(1);
679
680   if (ShOpcVal != ARM_AM::no_shift) {
681     // Check to see if the RHS of the shift is a constant, if not, we can't fold
682     // it.
683     if (ConstantSDNode *Sh =
684            dyn_cast<ConstantSDNode>(N.getOperand(1).getOperand(1))) {
685       ShAmt = Sh->getZExtValue();
686       if (isShifterOpProfitable(Offset, ShOpcVal, ShAmt))
687         Offset = N.getOperand(1).getOperand(0);
688       else {
689         ShAmt = 0;
690         ShOpcVal = ARM_AM::no_shift;
691       }
692     } else {
693       ShOpcVal = ARM_AM::no_shift;
694     }
695   }
696
697   // Try matching (R shl C) + (R).
698   if (N.getOpcode() != ISD::SUB && ShOpcVal == ARM_AM::no_shift &&
699       !(Subtarget->isCortexA9() || N.getOperand(0).hasOneUse())) {
700     ShOpcVal = ARM_AM::getShiftOpcForNode(N.getOperand(0).getOpcode());
701     if (ShOpcVal != ARM_AM::no_shift) {
702       // Check to see if the RHS of the shift is a constant, if not, we can't
703       // fold it.
704       if (ConstantSDNode *Sh =
705           dyn_cast<ConstantSDNode>(N.getOperand(0).getOperand(1))) {
706         ShAmt = Sh->getZExtValue();
707         if (isShifterOpProfitable(N.getOperand(0), ShOpcVal, ShAmt)) {
708           Offset = N.getOperand(0).getOperand(0);
709           Base = N.getOperand(1);
710         } else {
711           ShAmt = 0;
712           ShOpcVal = ARM_AM::no_shift;
713         }
714       } else {
715         ShOpcVal = ARM_AM::no_shift;
716       }
717     }
718   }
719
720   Opc = CurDAG->getTargetConstant(ARM_AM::getAM2Opc(AddSub, ShAmt, ShOpcVal),
721                                   MVT::i32);
722   return AM2_SHOP;
723 }
724
725 bool ARMDAGToDAGISel::SelectAddrMode2OffsetReg(SDNode *Op, SDValue N,
726                                             SDValue &Offset, SDValue &Opc) {
727   unsigned Opcode = Op->getOpcode();
728   ISD::MemIndexedMode AM = (Opcode == ISD::LOAD)
729     ? cast<LoadSDNode>(Op)->getAddressingMode()
730     : cast<StoreSDNode>(Op)->getAddressingMode();
731   ARM_AM::AddrOpc AddSub = (AM == ISD::PRE_INC || AM == ISD::POST_INC)
732     ? ARM_AM::add : ARM_AM::sub;
733   int Val;
734   if (isScaledConstantInRange(N, /*Scale=*/1, 0, 0x1000, Val))
735     return false;
736
737   Offset = N;
738   ARM_AM::ShiftOpc ShOpcVal = ARM_AM::getShiftOpcForNode(N.getOpcode());
739   unsigned ShAmt = 0;
740   if (ShOpcVal != ARM_AM::no_shift) {
741     // Check to see if the RHS of the shift is a constant, if not, we can't fold
742     // it.
743     if (ConstantSDNode *Sh = dyn_cast<ConstantSDNode>(N.getOperand(1))) {
744       ShAmt = Sh->getZExtValue();
745       if (isShifterOpProfitable(N, ShOpcVal, ShAmt))
746         Offset = N.getOperand(0);
747       else {
748         ShAmt = 0;
749         ShOpcVal = ARM_AM::no_shift;
750       }
751     } else {
752       ShOpcVal = ARM_AM::no_shift;
753     }
754   }
755
756   Opc = CurDAG->getTargetConstant(ARM_AM::getAM2Opc(AddSub, ShAmt, ShOpcVal),
757                                   MVT::i32);
758   return true;
759 }
760
761 bool ARMDAGToDAGISel::SelectAddrMode2OffsetImmPre(SDNode *Op, SDValue N,
762                                             SDValue &Offset, SDValue &Opc) {
763   unsigned Opcode = Op->getOpcode();
764   ISD::MemIndexedMode AM = (Opcode == ISD::LOAD)
765     ? cast<LoadSDNode>(Op)->getAddressingMode()
766     : cast<StoreSDNode>(Op)->getAddressingMode();
767   ARM_AM::AddrOpc AddSub = (AM == ISD::PRE_INC || AM == ISD::POST_INC)
768     ? ARM_AM::add : ARM_AM::sub;
769   int Val;
770   if (isScaledConstantInRange(N, /*Scale=*/1, 0, 0x1000, Val)) { // 12 bits.
771     if (AddSub == ARM_AM::sub) Val *= -1;
772     Offset = CurDAG->getRegister(0, MVT::i32);
773     Opc = CurDAG->getTargetConstant(Val, MVT::i32);
774     return true;
775   }
776
777   return false;
778 }
779
780
781 bool ARMDAGToDAGISel::SelectAddrMode2OffsetImm(SDNode *Op, SDValue N,
782                                             SDValue &Offset, SDValue &Opc) {
783   unsigned Opcode = Op->getOpcode();
784   ISD::MemIndexedMode AM = (Opcode == ISD::LOAD)
785     ? cast<LoadSDNode>(Op)->getAddressingMode()
786     : cast<StoreSDNode>(Op)->getAddressingMode();
787   ARM_AM::AddrOpc AddSub = (AM == ISD::PRE_INC || AM == ISD::POST_INC)
788     ? ARM_AM::add : ARM_AM::sub;
789   int Val;
790   if (isScaledConstantInRange(N, /*Scale=*/1, 0, 0x1000, Val)) { // 12 bits.
791     Offset = CurDAG->getRegister(0, MVT::i32);
792     Opc = CurDAG->getTargetConstant(ARM_AM::getAM2Opc(AddSub, Val,
793                                                       ARM_AM::no_shift),
794                                     MVT::i32);
795     return true;
796   }
797
798   return false;
799 }
800
801 bool ARMDAGToDAGISel::SelectAddrOffsetNone(SDValue N, SDValue &Base) {
802   Base = N;
803   return true;
804 }
805
806 bool ARMDAGToDAGISel::SelectAddrMode3(SDValue N,
807                                       SDValue &Base, SDValue &Offset,
808                                       SDValue &Opc) {
809   if (N.getOpcode() == ISD::SUB) {
810     // X - C  is canonicalize to X + -C, no need to handle it here.
811     Base = N.getOperand(0);
812     Offset = N.getOperand(1);
813     Opc = CurDAG->getTargetConstant(ARM_AM::getAM3Opc(ARM_AM::sub, 0),MVT::i32);
814     return true;
815   }
816
817   if (!CurDAG->isBaseWithConstantOffset(N)) {
818     Base = N;
819     if (N.getOpcode() == ISD::FrameIndex) {
820       int FI = cast<FrameIndexSDNode>(N)->getIndex();
821       Base = CurDAG->getTargetFrameIndex(FI, TLI.getPointerTy());
822     }
823     Offset = CurDAG->getRegister(0, MVT::i32);
824     Opc = CurDAG->getTargetConstant(ARM_AM::getAM3Opc(ARM_AM::add, 0),MVT::i32);
825     return true;
826   }
827
828   // If the RHS is +/- imm8, fold into addr mode.
829   int RHSC;
830   if (isScaledConstantInRange(N.getOperand(1), /*Scale=*/1,
831                               -256 + 1, 256, RHSC)) { // 8 bits.
832     Base = N.getOperand(0);
833     if (Base.getOpcode() == ISD::FrameIndex) {
834       int FI = cast<FrameIndexSDNode>(Base)->getIndex();
835       Base = CurDAG->getTargetFrameIndex(FI, TLI.getPointerTy());
836     }
837     Offset = CurDAG->getRegister(0, MVT::i32);
838
839     ARM_AM::AddrOpc AddSub = ARM_AM::add;
840     if (RHSC < 0) {
841       AddSub = ARM_AM::sub;
842       RHSC = -RHSC;
843     }
844     Opc = CurDAG->getTargetConstant(ARM_AM::getAM3Opc(AddSub, RHSC),MVT::i32);
845     return true;
846   }
847
848   Base = N.getOperand(0);
849   Offset = N.getOperand(1);
850   Opc = CurDAG->getTargetConstant(ARM_AM::getAM3Opc(ARM_AM::add, 0), MVT::i32);
851   return true;
852 }
853
854 bool ARMDAGToDAGISel::SelectAddrMode3Offset(SDNode *Op, SDValue N,
855                                             SDValue &Offset, SDValue &Opc) {
856   unsigned Opcode = Op->getOpcode();
857   ISD::MemIndexedMode AM = (Opcode == ISD::LOAD)
858     ? cast<LoadSDNode>(Op)->getAddressingMode()
859     : cast<StoreSDNode>(Op)->getAddressingMode();
860   ARM_AM::AddrOpc AddSub = (AM == ISD::PRE_INC || AM == ISD::POST_INC)
861     ? ARM_AM::add : ARM_AM::sub;
862   int Val;
863   if (isScaledConstantInRange(N, /*Scale=*/1, 0, 256, Val)) { // 12 bits.
864     Offset = CurDAG->getRegister(0, MVT::i32);
865     Opc = CurDAG->getTargetConstant(ARM_AM::getAM3Opc(AddSub, Val), MVT::i32);
866     return true;
867   }
868
869   Offset = N;
870   Opc = CurDAG->getTargetConstant(ARM_AM::getAM3Opc(AddSub, 0), MVT::i32);
871   return true;
872 }
873
874 bool ARMDAGToDAGISel::SelectAddrMode5(SDValue N,
875                                       SDValue &Base, SDValue &Offset) {
876   if (!CurDAG->isBaseWithConstantOffset(N)) {
877     Base = N;
878     if (N.getOpcode() == ISD::FrameIndex) {
879       int FI = cast<FrameIndexSDNode>(N)->getIndex();
880       Base = CurDAG->getTargetFrameIndex(FI, TLI.getPointerTy());
881     } else if (N.getOpcode() == ARMISD::Wrapper &&
882                !(Subtarget->useMovt() &&
883                  N.getOperand(0).getOpcode() == ISD::TargetGlobalAddress)) {
884       Base = N.getOperand(0);
885     }
886     Offset = CurDAG->getTargetConstant(ARM_AM::getAM5Opc(ARM_AM::add, 0),
887                                        MVT::i32);
888     return true;
889   }
890
891   // If the RHS is +/- imm8, fold into addr mode.
892   int RHSC;
893   if (isScaledConstantInRange(N.getOperand(1), /*Scale=*/4,
894                               -256 + 1, 256, RHSC)) {
895     Base = N.getOperand(0);
896     if (Base.getOpcode() == ISD::FrameIndex) {
897       int FI = cast<FrameIndexSDNode>(Base)->getIndex();
898       Base = CurDAG->getTargetFrameIndex(FI, TLI.getPointerTy());
899     }
900
901     ARM_AM::AddrOpc AddSub = ARM_AM::add;
902     if (RHSC < 0) {
903       AddSub = ARM_AM::sub;
904       RHSC = -RHSC;
905     }
906     Offset = CurDAG->getTargetConstant(ARM_AM::getAM5Opc(AddSub, RHSC),
907                                        MVT::i32);
908     return true;
909   }
910
911   Base = N;
912   Offset = CurDAG->getTargetConstant(ARM_AM::getAM5Opc(ARM_AM::add, 0),
913                                      MVT::i32);
914   return true;
915 }
916
917 bool ARMDAGToDAGISel::SelectAddrMode6(SDNode *Parent, SDValue N, SDValue &Addr,
918                                       SDValue &Align) {
919   Addr = N;
920
921   unsigned Alignment = 0;
922   if (LSBaseSDNode *LSN = dyn_cast<LSBaseSDNode>(Parent)) {
923     // This case occurs only for VLD1-lane/dup and VST1-lane instructions.
924     // The maximum alignment is equal to the memory size being referenced.
925     unsigned LSNAlign = LSN->getAlignment();
926     unsigned MemSize = LSN->getMemoryVT().getSizeInBits() / 8;
927     if (LSNAlign >= MemSize && MemSize > 1)
928       Alignment = MemSize;
929   } else {
930     // All other uses of addrmode6 are for intrinsics.  For now just record
931     // the raw alignment value; it will be refined later based on the legal
932     // alignment operands for the intrinsic.
933     Alignment = cast<MemIntrinsicSDNode>(Parent)->getAlignment();
934   }
935
936   Align = CurDAG->getTargetConstant(Alignment, MVT::i32);
937   return true;
938 }
939
940 bool ARMDAGToDAGISel::SelectAddrMode6Offset(SDNode *Op, SDValue N,
941                                             SDValue &Offset) {
942   LSBaseSDNode *LdSt = cast<LSBaseSDNode>(Op);
943   ISD::MemIndexedMode AM = LdSt->getAddressingMode();
944   if (AM != ISD::POST_INC)
945     return false;
946   Offset = N;
947   if (ConstantSDNode *NC = dyn_cast<ConstantSDNode>(N)) {
948     if (NC->getZExtValue() * 8 == LdSt->getMemoryVT().getSizeInBits())
949       Offset = CurDAG->getRegister(0, MVT::i32);
950   }
951   return true;
952 }
953
954 bool ARMDAGToDAGISel::SelectAddrModePC(SDValue N,
955                                        SDValue &Offset, SDValue &Label) {
956   if (N.getOpcode() == ARMISD::PIC_ADD && N.hasOneUse()) {
957     Offset = N.getOperand(0);
958     SDValue N1 = N.getOperand(1);
959     Label = CurDAG->getTargetConstant(cast<ConstantSDNode>(N1)->getZExtValue(),
960                                       MVT::i32);
961     return true;
962   }
963
964   return false;
965 }
966
967
968 //===----------------------------------------------------------------------===//
969 //                         Thumb Addressing Modes
970 //===----------------------------------------------------------------------===//
971
972 bool ARMDAGToDAGISel::SelectThumbAddrModeRR(SDValue N,
973                                             SDValue &Base, SDValue &Offset){
974   if (N.getOpcode() != ISD::ADD && !CurDAG->isBaseWithConstantOffset(N)) {
975     ConstantSDNode *NC = dyn_cast<ConstantSDNode>(N);
976     if (!NC || !NC->isNullValue())
977       return false;
978
979     Base = Offset = N;
980     return true;
981   }
982
983   Base = N.getOperand(0);
984   Offset = N.getOperand(1);
985   return true;
986 }
987
988 bool
989 ARMDAGToDAGISel::SelectThumbAddrModeRI(SDValue N, SDValue &Base,
990                                        SDValue &Offset, unsigned Scale) {
991   if (Scale == 4) {
992     SDValue TmpBase, TmpOffImm;
993     if (SelectThumbAddrModeSP(N, TmpBase, TmpOffImm))
994       return false;  // We want to select tLDRspi / tSTRspi instead.
995
996     if (N.getOpcode() == ARMISD::Wrapper &&
997         N.getOperand(0).getOpcode() == ISD::TargetConstantPool)
998       return false;  // We want to select tLDRpci instead.
999   }
1000
1001   if (!CurDAG->isBaseWithConstantOffset(N))
1002     return false;
1003
1004   // Thumb does not have [sp, r] address mode.
1005   RegisterSDNode *LHSR = dyn_cast<RegisterSDNode>(N.getOperand(0));
1006   RegisterSDNode *RHSR = dyn_cast<RegisterSDNode>(N.getOperand(1));
1007   if ((LHSR && LHSR->getReg() == ARM::SP) ||
1008       (RHSR && RHSR->getReg() == ARM::SP))
1009     return false;
1010
1011   // FIXME: Why do we explicitly check for a match here and then return false?
1012   // Presumably to allow something else to match, but shouldn't this be
1013   // documented?
1014   int RHSC;
1015   if (isScaledConstantInRange(N.getOperand(1), Scale, 0, 32, RHSC))
1016     return false;
1017
1018   Base = N.getOperand(0);
1019   Offset = N.getOperand(1);
1020   return true;
1021 }
1022
1023 bool
1024 ARMDAGToDAGISel::SelectThumbAddrModeRI5S1(SDValue N,
1025                                           SDValue &Base,
1026                                           SDValue &Offset) {
1027   return SelectThumbAddrModeRI(N, Base, Offset, 1);
1028 }
1029
1030 bool
1031 ARMDAGToDAGISel::SelectThumbAddrModeRI5S2(SDValue N,
1032                                           SDValue &Base,
1033                                           SDValue &Offset) {
1034   return SelectThumbAddrModeRI(N, Base, Offset, 2);
1035 }
1036
1037 bool
1038 ARMDAGToDAGISel::SelectThumbAddrModeRI5S4(SDValue N,
1039                                           SDValue &Base,
1040                                           SDValue &Offset) {
1041   return SelectThumbAddrModeRI(N, Base, Offset, 4);
1042 }
1043
1044 bool
1045 ARMDAGToDAGISel::SelectThumbAddrModeImm5S(SDValue N, unsigned Scale,
1046                                           SDValue &Base, SDValue &OffImm) {
1047   if (Scale == 4) {
1048     SDValue TmpBase, TmpOffImm;
1049     if (SelectThumbAddrModeSP(N, TmpBase, TmpOffImm))
1050       return false;  // We want to select tLDRspi / tSTRspi instead.
1051
1052     if (N.getOpcode() == ARMISD::Wrapper &&
1053         N.getOperand(0).getOpcode() == ISD::TargetConstantPool)
1054       return false;  // We want to select tLDRpci instead.
1055   }
1056
1057   if (!CurDAG->isBaseWithConstantOffset(N)) {
1058     if (N.getOpcode() == ARMISD::Wrapper &&
1059         !(Subtarget->useMovt() &&
1060           N.getOperand(0).getOpcode() == ISD::TargetGlobalAddress)) {
1061       Base = N.getOperand(0);
1062     } else {
1063       Base = N;
1064     }
1065
1066     OffImm = CurDAG->getTargetConstant(0, MVT::i32);
1067     return true;
1068   }
1069
1070   RegisterSDNode *LHSR = dyn_cast<RegisterSDNode>(N.getOperand(0));
1071   RegisterSDNode *RHSR = dyn_cast<RegisterSDNode>(N.getOperand(1));
1072   if ((LHSR && LHSR->getReg() == ARM::SP) ||
1073       (RHSR && RHSR->getReg() == ARM::SP)) {
1074     ConstantSDNode *LHS = dyn_cast<ConstantSDNode>(N.getOperand(0));
1075     ConstantSDNode *RHS = dyn_cast<ConstantSDNode>(N.getOperand(1));
1076     unsigned LHSC = LHS ? LHS->getZExtValue() : 0;
1077     unsigned RHSC = RHS ? RHS->getZExtValue() : 0;
1078
1079     // Thumb does not have [sp, #imm5] address mode for non-zero imm5.
1080     if (LHSC != 0 || RHSC != 0) return false;
1081
1082     Base = N;
1083     OffImm = CurDAG->getTargetConstant(0, MVT::i32);
1084     return true;
1085   }
1086
1087   // If the RHS is + imm5 * scale, fold into addr mode.
1088   int RHSC;
1089   if (isScaledConstantInRange(N.getOperand(1), Scale, 0, 32, RHSC)) {
1090     Base = N.getOperand(0);
1091     OffImm = CurDAG->getTargetConstant(RHSC, MVT::i32);
1092     return true;
1093   }
1094
1095   Base = N.getOperand(0);
1096   OffImm = CurDAG->getTargetConstant(0, MVT::i32);
1097   return true;
1098 }
1099
1100 bool
1101 ARMDAGToDAGISel::SelectThumbAddrModeImm5S4(SDValue N, SDValue &Base,
1102                                            SDValue &OffImm) {
1103   return SelectThumbAddrModeImm5S(N, 4, Base, OffImm);
1104 }
1105
1106 bool
1107 ARMDAGToDAGISel::SelectThumbAddrModeImm5S2(SDValue N, SDValue &Base,
1108                                            SDValue &OffImm) {
1109   return SelectThumbAddrModeImm5S(N, 2, Base, OffImm);
1110 }
1111
1112 bool
1113 ARMDAGToDAGISel::SelectThumbAddrModeImm5S1(SDValue N, SDValue &Base,
1114                                            SDValue &OffImm) {
1115   return SelectThumbAddrModeImm5S(N, 1, Base, OffImm);
1116 }
1117
1118 bool ARMDAGToDAGISel::SelectThumbAddrModeSP(SDValue N,
1119                                             SDValue &Base, SDValue &OffImm) {
1120   if (N.getOpcode() == ISD::FrameIndex) {
1121     int FI = cast<FrameIndexSDNode>(N)->getIndex();
1122     Base = CurDAG->getTargetFrameIndex(FI, TLI.getPointerTy());
1123     OffImm = CurDAG->getTargetConstant(0, MVT::i32);
1124     return true;
1125   }
1126
1127   if (!CurDAG->isBaseWithConstantOffset(N))
1128     return false;
1129
1130   RegisterSDNode *LHSR = dyn_cast<RegisterSDNode>(N.getOperand(0));
1131   if (N.getOperand(0).getOpcode() == ISD::FrameIndex ||
1132       (LHSR && LHSR->getReg() == ARM::SP)) {
1133     // If the RHS is + imm8 * scale, fold into addr mode.
1134     int RHSC;
1135     if (isScaledConstantInRange(N.getOperand(1), /*Scale=*/4, 0, 256, RHSC)) {
1136       Base = N.getOperand(0);
1137       if (Base.getOpcode() == ISD::FrameIndex) {
1138         int FI = cast<FrameIndexSDNode>(Base)->getIndex();
1139         Base = CurDAG->getTargetFrameIndex(FI, TLI.getPointerTy());
1140       }
1141       OffImm = CurDAG->getTargetConstant(RHSC, MVT::i32);
1142       return true;
1143     }
1144   }
1145
1146   return false;
1147 }
1148
1149
1150 //===----------------------------------------------------------------------===//
1151 //                        Thumb 2 Addressing Modes
1152 //===----------------------------------------------------------------------===//
1153
1154
1155 bool ARMDAGToDAGISel::SelectT2ShifterOperandReg(SDValue N, SDValue &BaseReg,
1156                                                 SDValue &Opc) {
1157   if (DisableShifterOp)
1158     return false;
1159
1160   ARM_AM::ShiftOpc ShOpcVal = ARM_AM::getShiftOpcForNode(N.getOpcode());
1161
1162   // Don't match base register only case. That is matched to a separate
1163   // lower complexity pattern with explicit register operand.
1164   if (ShOpcVal == ARM_AM::no_shift) return false;
1165
1166   BaseReg = N.getOperand(0);
1167   unsigned ShImmVal = 0;
1168   if (ConstantSDNode *RHS = dyn_cast<ConstantSDNode>(N.getOperand(1))) {
1169     ShImmVal = RHS->getZExtValue() & 31;
1170     Opc = getI32Imm(ARM_AM::getSORegOpc(ShOpcVal, ShImmVal));
1171     return true;
1172   }
1173
1174   return false;
1175 }
1176
1177 bool ARMDAGToDAGISel::SelectT2AddrModeImm12(SDValue N,
1178                                             SDValue &Base, SDValue &OffImm) {
1179   // Match simple R + imm12 operands.
1180
1181   // Base only.
1182   if (N.getOpcode() != ISD::ADD && N.getOpcode() != ISD::SUB &&
1183       !CurDAG->isBaseWithConstantOffset(N)) {
1184     if (N.getOpcode() == ISD::FrameIndex) {
1185       // Match frame index.
1186       int FI = cast<FrameIndexSDNode>(N)->getIndex();
1187       Base = CurDAG->getTargetFrameIndex(FI, TLI.getPointerTy());
1188       OffImm  = CurDAG->getTargetConstant(0, MVT::i32);
1189       return true;
1190     }
1191
1192     if (N.getOpcode() == ARMISD::Wrapper &&
1193                !(Subtarget->useMovt() &&
1194                  N.getOperand(0).getOpcode() == ISD::TargetGlobalAddress)) {
1195       Base = N.getOperand(0);
1196       if (Base.getOpcode() == ISD::TargetConstantPool)
1197         return false;  // We want to select t2LDRpci instead.
1198     } else
1199       Base = N;
1200     OffImm  = CurDAG->getTargetConstant(0, MVT::i32);
1201     return true;
1202   }
1203
1204   if (ConstantSDNode *RHS = dyn_cast<ConstantSDNode>(N.getOperand(1))) {
1205     if (SelectT2AddrModeImm8(N, Base, OffImm))
1206       // Let t2LDRi8 handle (R - imm8).
1207       return false;
1208
1209     int RHSC = (int)RHS->getZExtValue();
1210     if (N.getOpcode() == ISD::SUB)
1211       RHSC = -RHSC;
1212
1213     if (RHSC >= 0 && RHSC < 0x1000) { // 12 bits (unsigned)
1214       Base   = N.getOperand(0);
1215       if (Base.getOpcode() == ISD::FrameIndex) {
1216         int FI = cast<FrameIndexSDNode>(Base)->getIndex();
1217         Base = CurDAG->getTargetFrameIndex(FI, TLI.getPointerTy());
1218       }
1219       OffImm = CurDAG->getTargetConstant(RHSC, MVT::i32);
1220       return true;
1221     }
1222   }
1223
1224   // Base only.
1225   Base = N;
1226   OffImm  = CurDAG->getTargetConstant(0, MVT::i32);
1227   return true;
1228 }
1229
1230 bool ARMDAGToDAGISel::SelectT2AddrModeImm8(SDValue N,
1231                                            SDValue &Base, SDValue &OffImm) {
1232   // Match simple R - imm8 operands.
1233   if (N.getOpcode() != ISD::ADD && N.getOpcode() != ISD::SUB &&
1234       !CurDAG->isBaseWithConstantOffset(N))
1235     return false;
1236
1237   if (ConstantSDNode *RHS = dyn_cast<ConstantSDNode>(N.getOperand(1))) {
1238     int RHSC = (int)RHS->getSExtValue();
1239     if (N.getOpcode() == ISD::SUB)
1240       RHSC = -RHSC;
1241
1242     if ((RHSC >= -255) && (RHSC < 0)) { // 8 bits (always negative)
1243       Base = N.getOperand(0);
1244       if (Base.getOpcode() == ISD::FrameIndex) {
1245         int FI = cast<FrameIndexSDNode>(Base)->getIndex();
1246         Base = CurDAG->getTargetFrameIndex(FI, TLI.getPointerTy());
1247       }
1248       OffImm = CurDAG->getTargetConstant(RHSC, MVT::i32);
1249       return true;
1250     }
1251   }
1252
1253   return false;
1254 }
1255
1256 bool ARMDAGToDAGISel::SelectT2AddrModeImm8Offset(SDNode *Op, SDValue N,
1257                                                  SDValue &OffImm){
1258   unsigned Opcode = Op->getOpcode();
1259   ISD::MemIndexedMode AM = (Opcode == ISD::LOAD)
1260     ? cast<LoadSDNode>(Op)->getAddressingMode()
1261     : cast<StoreSDNode>(Op)->getAddressingMode();
1262   int RHSC;
1263   if (isScaledConstantInRange(N, /*Scale=*/1, 0, 0x100, RHSC)) { // 8 bits.
1264     OffImm = ((AM == ISD::PRE_INC) || (AM == ISD::POST_INC))
1265       ? CurDAG->getTargetConstant(RHSC, MVT::i32)
1266       : CurDAG->getTargetConstant(-RHSC, MVT::i32);
1267     return true;
1268   }
1269
1270   return false;
1271 }
1272
1273 bool ARMDAGToDAGISel::SelectT2AddrModeSoReg(SDValue N,
1274                                             SDValue &Base,
1275                                             SDValue &OffReg, SDValue &ShImm) {
1276   // (R - imm8) should be handled by t2LDRi8. The rest are handled by t2LDRi12.
1277   if (N.getOpcode() != ISD::ADD && !CurDAG->isBaseWithConstantOffset(N))
1278     return false;
1279
1280   // Leave (R + imm12) for t2LDRi12, (R - imm8) for t2LDRi8.
1281   if (ConstantSDNode *RHS = dyn_cast<ConstantSDNode>(N.getOperand(1))) {
1282     int RHSC = (int)RHS->getZExtValue();
1283     if (RHSC >= 0 && RHSC < 0x1000) // 12 bits (unsigned)
1284       return false;
1285     else if (RHSC < 0 && RHSC >= -255) // 8 bits
1286       return false;
1287   }
1288
1289   // Look for (R + R) or (R + (R << [1,2,3])).
1290   unsigned ShAmt = 0;
1291   Base   = N.getOperand(0);
1292   OffReg = N.getOperand(1);
1293
1294   // Swap if it is ((R << c) + R).
1295   ARM_AM::ShiftOpc ShOpcVal = ARM_AM::getShiftOpcForNode(OffReg.getOpcode());
1296   if (ShOpcVal != ARM_AM::lsl) {
1297     ShOpcVal = ARM_AM::getShiftOpcForNode(Base.getOpcode());
1298     if (ShOpcVal == ARM_AM::lsl)
1299       std::swap(Base, OffReg);
1300   }
1301
1302   if (ShOpcVal == ARM_AM::lsl) {
1303     // Check to see if the RHS of the shift is a constant, if not, we can't fold
1304     // it.
1305     if (ConstantSDNode *Sh = dyn_cast<ConstantSDNode>(OffReg.getOperand(1))) {
1306       ShAmt = Sh->getZExtValue();
1307       if (ShAmt < 4 && isShifterOpProfitable(OffReg, ShOpcVal, ShAmt))
1308         OffReg = OffReg.getOperand(0);
1309       else {
1310         ShAmt = 0;
1311         ShOpcVal = ARM_AM::no_shift;
1312       }
1313     } else {
1314       ShOpcVal = ARM_AM::no_shift;
1315     }
1316   }
1317
1318   ShImm = CurDAG->getTargetConstant(ShAmt, MVT::i32);
1319
1320   return true;
1321 }
1322
1323 //===--------------------------------------------------------------------===//
1324
1325 /// getAL - Returns a ARMCC::AL immediate node.
1326 static inline SDValue getAL(SelectionDAG *CurDAG) {
1327   return CurDAG->getTargetConstant((uint64_t)ARMCC::AL, MVT::i32);
1328 }
1329
1330 SDNode *ARMDAGToDAGISel::SelectARMIndexedLoad(SDNode *N) {
1331   LoadSDNode *LD = cast<LoadSDNode>(N);
1332   ISD::MemIndexedMode AM = LD->getAddressingMode();
1333   if (AM == ISD::UNINDEXED)
1334     return NULL;
1335
1336   EVT LoadedVT = LD->getMemoryVT();
1337   SDValue Offset, AMOpc;
1338   bool isPre = (AM == ISD::PRE_INC) || (AM == ISD::PRE_DEC);
1339   unsigned Opcode = 0;
1340   bool Match = false;
1341   if (LoadedVT == MVT::i32 && isPre &&
1342       SelectAddrMode2OffsetImmPre(N, LD->getOffset(), Offset, AMOpc)) {
1343     Opcode = ARM::LDR_PRE_IMM;
1344     Match = true;
1345   } else if (LoadedVT == MVT::i32 && !isPre &&
1346       SelectAddrMode2OffsetImm(N, LD->getOffset(), Offset, AMOpc)) {
1347     Opcode = ARM::LDR_POST_IMM;
1348     Match = true;
1349   } else if (LoadedVT == MVT::i32 &&
1350       SelectAddrMode2OffsetReg(N, LD->getOffset(), Offset, AMOpc)) {
1351     Opcode = isPre ? ARM::LDR_PRE_REG : ARM::LDR_POST_REG;
1352     Match = true;
1353
1354   } else if (LoadedVT == MVT::i16 &&
1355              SelectAddrMode3Offset(N, LD->getOffset(), Offset, AMOpc)) {
1356     Match = true;
1357     Opcode = (LD->getExtensionType() == ISD::SEXTLOAD)
1358       ? (isPre ? ARM::LDRSH_PRE : ARM::LDRSH_POST)
1359       : (isPre ? ARM::LDRH_PRE : ARM::LDRH_POST);
1360   } else if (LoadedVT == MVT::i8 || LoadedVT == MVT::i1) {
1361     if (LD->getExtensionType() == ISD::SEXTLOAD) {
1362       if (SelectAddrMode3Offset(N, LD->getOffset(), Offset, AMOpc)) {
1363         Match = true;
1364         Opcode = isPre ? ARM::LDRSB_PRE : ARM::LDRSB_POST;
1365       }
1366     } else {
1367       if (isPre &&
1368           SelectAddrMode2OffsetImmPre(N, LD->getOffset(), Offset, AMOpc)) {
1369         Match = true;
1370         Opcode = ARM::LDRB_PRE_IMM;
1371       } else if (!isPre &&
1372                   SelectAddrMode2OffsetImm(N, LD->getOffset(), Offset, AMOpc)) {
1373         Match = true;
1374         Opcode = ARM::LDRB_POST_IMM;
1375       } else if (SelectAddrMode2OffsetReg(N, LD->getOffset(), Offset, AMOpc)) {
1376         Match = true;
1377         Opcode = isPre ? ARM::LDRB_PRE_REG : ARM::LDRB_POST_REG;
1378       }
1379     }
1380   }
1381
1382   if (Match) {
1383     if (Opcode == ARM::LDR_PRE_IMM || Opcode == ARM::LDRB_PRE_IMM) {
1384       SDValue Chain = LD->getChain();
1385       SDValue Base = LD->getBasePtr();
1386       SDValue Ops[]= { Base, AMOpc, getAL(CurDAG),
1387                        CurDAG->getRegister(0, MVT::i32), Chain };
1388       return CurDAG->getMachineNode(Opcode, N->getDebugLoc(), MVT::i32,
1389                                     MVT::i32, MVT::Other, Ops, 5);
1390     } else {
1391       SDValue Chain = LD->getChain();
1392       SDValue Base = LD->getBasePtr();
1393       SDValue Ops[]= { Base, Offset, AMOpc, getAL(CurDAG),
1394                        CurDAG->getRegister(0, MVT::i32), Chain };
1395       return CurDAG->getMachineNode(Opcode, N->getDebugLoc(), MVT::i32,
1396                                     MVT::i32, MVT::Other, Ops, 6);
1397     }
1398   }
1399
1400   return NULL;
1401 }
1402
1403 SDNode *ARMDAGToDAGISel::SelectT2IndexedLoad(SDNode *N) {
1404   LoadSDNode *LD = cast<LoadSDNode>(N);
1405   ISD::MemIndexedMode AM = LD->getAddressingMode();
1406   if (AM == ISD::UNINDEXED)
1407     return NULL;
1408
1409   EVT LoadedVT = LD->getMemoryVT();
1410   bool isSExtLd = LD->getExtensionType() == ISD::SEXTLOAD;
1411   SDValue Offset;
1412   bool isPre = (AM == ISD::PRE_INC) || (AM == ISD::PRE_DEC);
1413   unsigned Opcode = 0;
1414   bool Match = false;
1415   if (SelectT2AddrModeImm8Offset(N, LD->getOffset(), Offset)) {
1416     switch (LoadedVT.getSimpleVT().SimpleTy) {
1417     case MVT::i32:
1418       Opcode = isPre ? ARM::t2LDR_PRE : ARM::t2LDR_POST;
1419       break;
1420     case MVT::i16:
1421       if (isSExtLd)
1422         Opcode = isPre ? ARM::t2LDRSH_PRE : ARM::t2LDRSH_POST;
1423       else
1424         Opcode = isPre ? ARM::t2LDRH_PRE : ARM::t2LDRH_POST;
1425       break;
1426     case MVT::i8:
1427     case MVT::i1:
1428       if (isSExtLd)
1429         Opcode = isPre ? ARM::t2LDRSB_PRE : ARM::t2LDRSB_POST;
1430       else
1431         Opcode = isPre ? ARM::t2LDRB_PRE : ARM::t2LDRB_POST;
1432       break;
1433     default:
1434       return NULL;
1435     }
1436     Match = true;
1437   }
1438
1439   if (Match) {
1440     SDValue Chain = LD->getChain();
1441     SDValue Base = LD->getBasePtr();
1442     SDValue Ops[]= { Base, Offset, getAL(CurDAG),
1443                      CurDAG->getRegister(0, MVT::i32), Chain };
1444     return CurDAG->getMachineNode(Opcode, N->getDebugLoc(), MVT::i32, MVT::i32,
1445                                   MVT::Other, Ops, 5);
1446   }
1447
1448   return NULL;
1449 }
1450
1451 /// PairSRegs - Form a D register from a pair of S registers.
1452 ///
1453 SDNode *ARMDAGToDAGISel::PairSRegs(EVT VT, SDValue V0, SDValue V1) {
1454   DebugLoc dl = V0.getNode()->getDebugLoc();
1455   SDValue RegClass =
1456     CurDAG->getTargetConstant(ARM::DPR_VFP2RegClassID, MVT::i32);
1457   SDValue SubReg0 = CurDAG->getTargetConstant(ARM::ssub_0, MVT::i32);
1458   SDValue SubReg1 = CurDAG->getTargetConstant(ARM::ssub_1, MVT::i32);
1459   const SDValue Ops[] = { RegClass, V0, SubReg0, V1, SubReg1 };
1460   return CurDAG->getMachineNode(TargetOpcode::REG_SEQUENCE, dl, VT, Ops, 5);
1461 }
1462
1463 /// PairDRegs - Form a quad register from a pair of D registers.
1464 ///
1465 SDNode *ARMDAGToDAGISel::PairDRegs(EVT VT, SDValue V0, SDValue V1) {
1466   DebugLoc dl = V0.getNode()->getDebugLoc();
1467   SDValue RegClass = CurDAG->getTargetConstant(ARM::QPRRegClassID, MVT::i32);
1468   SDValue SubReg0 = CurDAG->getTargetConstant(ARM::dsub_0, MVT::i32);
1469   SDValue SubReg1 = CurDAG->getTargetConstant(ARM::dsub_1, MVT::i32);
1470   const SDValue Ops[] = { RegClass, V0, SubReg0, V1, SubReg1 };
1471   return CurDAG->getMachineNode(TargetOpcode::REG_SEQUENCE, dl, VT, Ops, 5);
1472 }
1473
1474 /// PairQRegs - Form 4 consecutive D registers from a pair of Q registers.
1475 ///
1476 SDNode *ARMDAGToDAGISel::PairQRegs(EVT VT, SDValue V0, SDValue V1) {
1477   DebugLoc dl = V0.getNode()->getDebugLoc();
1478   SDValue RegClass = CurDAG->getTargetConstant(ARM::QQPRRegClassID, MVT::i32);
1479   SDValue SubReg0 = CurDAG->getTargetConstant(ARM::qsub_0, MVT::i32);
1480   SDValue SubReg1 = CurDAG->getTargetConstant(ARM::qsub_1, MVT::i32);
1481   const SDValue Ops[] = { RegClass, V0, SubReg0, V1, SubReg1 };
1482   return CurDAG->getMachineNode(TargetOpcode::REG_SEQUENCE, dl, VT, Ops, 5);
1483 }
1484
1485 /// QuadSRegs - Form 4 consecutive S registers.
1486 ///
1487 SDNode *ARMDAGToDAGISel::QuadSRegs(EVT VT, SDValue V0, SDValue V1,
1488                                    SDValue V2, SDValue V3) {
1489   DebugLoc dl = V0.getNode()->getDebugLoc();
1490   SDValue RegClass =
1491     CurDAG->getTargetConstant(ARM::QPR_VFP2RegClassID, MVT::i32);
1492   SDValue SubReg0 = CurDAG->getTargetConstant(ARM::ssub_0, MVT::i32);
1493   SDValue SubReg1 = CurDAG->getTargetConstant(ARM::ssub_1, MVT::i32);
1494   SDValue SubReg2 = CurDAG->getTargetConstant(ARM::ssub_2, MVT::i32);
1495   SDValue SubReg3 = CurDAG->getTargetConstant(ARM::ssub_3, MVT::i32);
1496   const SDValue Ops[] = { RegClass, V0, SubReg0, V1, SubReg1,
1497                                     V2, SubReg2, V3, SubReg3 };
1498   return CurDAG->getMachineNode(TargetOpcode::REG_SEQUENCE, dl, VT, Ops, 9);
1499 }
1500
1501 /// QuadDRegs - Form 4 consecutive D registers.
1502 ///
1503 SDNode *ARMDAGToDAGISel::QuadDRegs(EVT VT, SDValue V0, SDValue V1,
1504                                    SDValue V2, SDValue V3) {
1505   DebugLoc dl = V0.getNode()->getDebugLoc();
1506   SDValue RegClass = CurDAG->getTargetConstant(ARM::QQPRRegClassID, MVT::i32);
1507   SDValue SubReg0 = CurDAG->getTargetConstant(ARM::dsub_0, MVT::i32);
1508   SDValue SubReg1 = CurDAG->getTargetConstant(ARM::dsub_1, MVT::i32);
1509   SDValue SubReg2 = CurDAG->getTargetConstant(ARM::dsub_2, MVT::i32);
1510   SDValue SubReg3 = CurDAG->getTargetConstant(ARM::dsub_3, MVT::i32);
1511   const SDValue Ops[] = { RegClass, V0, SubReg0, V1, SubReg1,
1512                                     V2, SubReg2, V3, SubReg3 };
1513   return CurDAG->getMachineNode(TargetOpcode::REG_SEQUENCE, dl, VT, Ops, 9);
1514 }
1515
1516 /// QuadQRegs - Form 4 consecutive Q registers.
1517 ///
1518 SDNode *ARMDAGToDAGISel::QuadQRegs(EVT VT, SDValue V0, SDValue V1,
1519                                    SDValue V2, SDValue V3) {
1520   DebugLoc dl = V0.getNode()->getDebugLoc();
1521   SDValue RegClass = CurDAG->getTargetConstant(ARM::QQQQPRRegClassID, MVT::i32);
1522   SDValue SubReg0 = CurDAG->getTargetConstant(ARM::qsub_0, MVT::i32);
1523   SDValue SubReg1 = CurDAG->getTargetConstant(ARM::qsub_1, MVT::i32);
1524   SDValue SubReg2 = CurDAG->getTargetConstant(ARM::qsub_2, MVT::i32);
1525   SDValue SubReg3 = CurDAG->getTargetConstant(ARM::qsub_3, MVT::i32);
1526   const SDValue Ops[] = { RegClass, V0, SubReg0, V1, SubReg1,
1527                                     V2, SubReg2, V3, SubReg3 };
1528   return CurDAG->getMachineNode(TargetOpcode::REG_SEQUENCE, dl, VT, Ops, 9);
1529 }
1530
1531 /// GetVLDSTAlign - Get the alignment (in bytes) for the alignment operand
1532 /// of a NEON VLD or VST instruction.  The supported values depend on the
1533 /// number of registers being loaded.
1534 SDValue ARMDAGToDAGISel::GetVLDSTAlign(SDValue Align, unsigned NumVecs,
1535                                        bool is64BitVector) {
1536   unsigned NumRegs = NumVecs;
1537   if (!is64BitVector && NumVecs < 3)
1538     NumRegs *= 2;
1539
1540   unsigned Alignment = cast<ConstantSDNode>(Align)->getZExtValue();
1541   if (Alignment >= 32 && NumRegs == 4)
1542     Alignment = 32;
1543   else if (Alignment >= 16 && (NumRegs == 2 || NumRegs == 4))
1544     Alignment = 16;
1545   else if (Alignment >= 8)
1546     Alignment = 8;
1547   else
1548     Alignment = 0;
1549
1550   return CurDAG->getTargetConstant(Alignment, MVT::i32);
1551 }
1552
1553 // Get the register stride update opcode of a VLD/VST instruction that
1554 // is otherwise equivalent to the given fixed stride updating instruction.
1555 static unsigned getVLDSTRegisterUpdateOpcode(unsigned Opc) {
1556   switch (Opc) {
1557   default: break;
1558   case ARM::VLD1d8wb_fixed: return ARM::VLD1d8wb_register;
1559   case ARM::VLD1d16wb_fixed: return ARM::VLD1d16wb_register;
1560   case ARM::VLD1d32wb_fixed: return ARM::VLD1d32wb_register;
1561   case ARM::VLD1d64wb_fixed: return ARM::VLD1d64wb_register;
1562   case ARM::VLD1q8wb_fixed: return ARM::VLD1q8wb_register;
1563   case ARM::VLD1q16wb_fixed: return ARM::VLD1q16wb_register;
1564   case ARM::VLD1q32wb_fixed: return ARM::VLD1q32wb_register;
1565   case ARM::VLD1q64wb_fixed: return ARM::VLD1q64wb_register;
1566   case ARM::VLD1q8PseudoWB_fixed: return ARM::VLD1q8PseudoWB_register;
1567   case ARM::VLD1q16PseudoWB_fixed: return ARM::VLD1q16PseudoWB_register;
1568   case ARM::VLD1q32PseudoWB_fixed: return ARM::VLD1q32PseudoWB_register;
1569   case ARM::VLD1q64PseudoWB_fixed: return ARM::VLD1q64PseudoWB_register;
1570
1571   case ARM::VST1d8wb_fixed: return ARM::VST1d8wb_register;
1572   case ARM::VST1d16wb_fixed: return ARM::VST1d16wb_register;
1573   case ARM::VST1d32wb_fixed: return ARM::VST1d32wb_register;
1574   case ARM::VST1d64wb_fixed: return ARM::VST1d64wb_register;
1575   case ARM::VST1q8wb_fixed: return ARM::VST1q8wb_register;
1576   case ARM::VST1q16wb_fixed: return ARM::VST1q16wb_register;
1577   case ARM::VST1q32wb_fixed: return ARM::VST1q32wb_register;
1578   case ARM::VST1q64wb_fixed: return ARM::VST1q64wb_register;
1579   case ARM::VST1q8PseudoWB_fixed: return ARM::VST1q8PseudoWB_register;
1580   case ARM::VST1q16PseudoWB_fixed: return ARM::VST1q16PseudoWB_register;
1581   case ARM::VST1q32PseudoWB_fixed: return ARM::VST1q32PseudoWB_register;
1582   case ARM::VST1q64PseudoWB_fixed: return ARM::VST1q64PseudoWB_register;
1583   case ARM::VST1d64TPseudoWB_fixed: return ARM::VST1d64TPseudoWB_register;
1584   case ARM::VST1d64QPseudoWB_fixed: return ARM::VST1d64QPseudoWB_register;
1585
1586   case ARM::VLD2d8PseudoWB_fixed: return ARM::VLD2d8PseudoWB_register;
1587   case ARM::VLD2d16PseudoWB_fixed: return ARM::VLD2d16PseudoWB_register;
1588   case ARM::VLD2d32PseudoWB_fixed: return ARM::VLD2d32PseudoWB_register;
1589   case ARM::VLD2q8PseudoWB_fixed: return ARM::VLD2q8PseudoWB_register;
1590   case ARM::VLD2q16PseudoWB_fixed: return ARM::VLD2q16PseudoWB_register;
1591   case ARM::VLD2q32PseudoWB_fixed: return ARM::VLD2q32PseudoWB_register;
1592
1593   case ARM::VST2d8PseudoWB_fixed: return ARM::VST2d8PseudoWB_register;
1594   case ARM::VST2d16PseudoWB_fixed: return ARM::VST2d16PseudoWB_register;
1595   case ARM::VST2d32PseudoWB_fixed: return ARM::VST2d32PseudoWB_register;
1596   case ARM::VST2q8PseudoWB_fixed: return ARM::VST2q8PseudoWB_register;
1597   case ARM::VST2q16PseudoWB_fixed: return ARM::VST2q16PseudoWB_register;
1598   case ARM::VST2q32PseudoWB_fixed: return ARM::VST2q32PseudoWB_register;
1599
1600   case ARM::VLD2DUPd8PseudoWB_fixed: return ARM::VLD2DUPd8PseudoWB_register;
1601   case ARM::VLD2DUPd16PseudoWB_fixed: return ARM::VLD2DUPd16PseudoWB_register;
1602   case ARM::VLD2DUPd32PseudoWB_fixed: return ARM::VLD2DUPd32PseudoWB_register;
1603   }
1604   return Opc; // If not one we handle, return it unchanged.
1605 }
1606
1607 SDNode *ARMDAGToDAGISel::SelectVLD(SDNode *N, bool isUpdating, unsigned NumVecs,
1608                                    unsigned *DOpcodes, unsigned *QOpcodes0,
1609                                    unsigned *QOpcodes1) {
1610   assert(NumVecs >= 1 && NumVecs <= 4 && "VLD NumVecs out-of-range");
1611   DebugLoc dl = N->getDebugLoc();
1612
1613   SDValue MemAddr, Align;
1614   unsigned AddrOpIdx = isUpdating ? 1 : 2;
1615   if (!SelectAddrMode6(N, N->getOperand(AddrOpIdx), MemAddr, Align))
1616     return NULL;
1617
1618   SDValue Chain = N->getOperand(0);
1619   EVT VT = N->getValueType(0);
1620   bool is64BitVector = VT.is64BitVector();
1621   Align = GetVLDSTAlign(Align, NumVecs, is64BitVector);
1622
1623   unsigned OpcodeIndex;
1624   switch (VT.getSimpleVT().SimpleTy) {
1625   default: llvm_unreachable("unhandled vld type");
1626     // Double-register operations:
1627   case MVT::v8i8:  OpcodeIndex = 0; break;
1628   case MVT::v4i16: OpcodeIndex = 1; break;
1629   case MVT::v2f32:
1630   case MVT::v2i32: OpcodeIndex = 2; break;
1631   case MVT::v1i64: OpcodeIndex = 3; break;
1632     // Quad-register operations:
1633   case MVT::v16i8: OpcodeIndex = 0; break;
1634   case MVT::v8i16: OpcodeIndex = 1; break;
1635   case MVT::v4f32:
1636   case MVT::v4i32: OpcodeIndex = 2; break;
1637   case MVT::v2i64: OpcodeIndex = 3;
1638     assert(NumVecs == 1 && "v2i64 type only supported for VLD1");
1639     break;
1640   }
1641
1642   EVT ResTy;
1643   if (NumVecs == 1)
1644     ResTy = VT;
1645   else {
1646     unsigned ResTyElts = (NumVecs == 3) ? 4 : NumVecs;
1647     if (!is64BitVector)
1648       ResTyElts *= 2;
1649     ResTy = EVT::getVectorVT(*CurDAG->getContext(), MVT::i64, ResTyElts);
1650   }
1651   std::vector<EVT> ResTys;
1652   ResTys.push_back(ResTy);
1653   if (isUpdating)
1654     ResTys.push_back(MVT::i32);
1655   ResTys.push_back(MVT::Other);
1656
1657   SDValue Pred = getAL(CurDAG);
1658   SDValue Reg0 = CurDAG->getRegister(0, MVT::i32);
1659   SDNode *VLd;
1660   SmallVector<SDValue, 7> Ops;
1661
1662   // Double registers and VLD1/VLD2 quad registers are directly supported.
1663   if (is64BitVector || NumVecs <= 2) {
1664     unsigned Opc = (is64BitVector ? DOpcodes[OpcodeIndex] :
1665                     QOpcodes0[OpcodeIndex]);
1666     Ops.push_back(MemAddr);
1667     Ops.push_back(Align);
1668     if (isUpdating) {
1669       SDValue Inc = N->getOperand(AddrOpIdx + 1);
1670       // FIXME: VLD1/VLD2 fixed increment doesn't need Reg0. Remove the reg0
1671       // case entirely when the rest are updated to that form, too.
1672       if ((NumVecs == 1 || NumVecs == 2) && !isa<ConstantSDNode>(Inc.getNode()))
1673         Opc = getVLDSTRegisterUpdateOpcode(Opc);
1674       // We use a VLD1 for v1i64 even if the pseudo says vld2/3/4, so
1675       // check for that explicitly too. Horribly hacky, but temporary.
1676       if ((NumVecs != 1 && NumVecs != 2 && Opc != ARM::VLD1q64PseudoWB_fixed) ||
1677           !isa<ConstantSDNode>(Inc.getNode()))
1678         Ops.push_back(isa<ConstantSDNode>(Inc.getNode()) ? Reg0 : Inc);
1679     }
1680     Ops.push_back(Pred);
1681     Ops.push_back(Reg0);
1682     Ops.push_back(Chain);
1683     VLd = CurDAG->getMachineNode(Opc, dl, ResTys, Ops.data(), Ops.size());
1684
1685   } else {
1686     // Otherwise, quad registers are loaded with two separate instructions,
1687     // where one loads the even registers and the other loads the odd registers.
1688     EVT AddrTy = MemAddr.getValueType();
1689
1690     // Load the even subregs.  This is always an updating load, so that it
1691     // provides the address to the second load for the odd subregs.
1692     SDValue ImplDef =
1693       SDValue(CurDAG->getMachineNode(TargetOpcode::IMPLICIT_DEF, dl, ResTy), 0);
1694     const SDValue OpsA[] = { MemAddr, Align, Reg0, ImplDef, Pred, Reg0, Chain };
1695     SDNode *VLdA = CurDAG->getMachineNode(QOpcodes0[OpcodeIndex], dl,
1696                                           ResTy, AddrTy, MVT::Other, OpsA, 7);
1697     Chain = SDValue(VLdA, 2);
1698
1699     // Load the odd subregs.
1700     Ops.push_back(SDValue(VLdA, 1));
1701     Ops.push_back(Align);
1702     if (isUpdating) {
1703       SDValue Inc = N->getOperand(AddrOpIdx + 1);
1704       assert(isa<ConstantSDNode>(Inc.getNode()) &&
1705              "only constant post-increment update allowed for VLD3/4");
1706       (void)Inc;
1707       Ops.push_back(Reg0);
1708     }
1709     Ops.push_back(SDValue(VLdA, 0));
1710     Ops.push_back(Pred);
1711     Ops.push_back(Reg0);
1712     Ops.push_back(Chain);
1713     VLd = CurDAG->getMachineNode(QOpcodes1[OpcodeIndex], dl, ResTys,
1714                                  Ops.data(), Ops.size());
1715   }
1716
1717   // Transfer memoperands.
1718   MachineSDNode::mmo_iterator MemOp = MF->allocateMemRefsArray(1);
1719   MemOp[0] = cast<MemIntrinsicSDNode>(N)->getMemOperand();
1720   cast<MachineSDNode>(VLd)->setMemRefs(MemOp, MemOp + 1);
1721
1722   if (NumVecs == 1)
1723     return VLd;
1724
1725   // Extract out the subregisters.
1726   SDValue SuperReg = SDValue(VLd, 0);
1727   assert(ARM::dsub_7 == ARM::dsub_0+7 &&
1728          ARM::qsub_3 == ARM::qsub_0+3 && "Unexpected subreg numbering");
1729   unsigned Sub0 = (is64BitVector ? ARM::dsub_0 : ARM::qsub_0);
1730   for (unsigned Vec = 0; Vec < NumVecs; ++Vec)
1731     ReplaceUses(SDValue(N, Vec),
1732                 CurDAG->getTargetExtractSubreg(Sub0 + Vec, dl, VT, SuperReg));
1733   ReplaceUses(SDValue(N, NumVecs), SDValue(VLd, 1));
1734   if (isUpdating)
1735     ReplaceUses(SDValue(N, NumVecs + 1), SDValue(VLd, 2));
1736   return NULL;
1737 }
1738
1739 SDNode *ARMDAGToDAGISel::SelectVST(SDNode *N, bool isUpdating, unsigned NumVecs,
1740                                    unsigned *DOpcodes, unsigned *QOpcodes0,
1741                                    unsigned *QOpcodes1) {
1742   assert(NumVecs >= 1 && NumVecs <= 4 && "VST NumVecs out-of-range");
1743   DebugLoc dl = N->getDebugLoc();
1744
1745   SDValue MemAddr, Align;
1746   unsigned AddrOpIdx = isUpdating ? 1 : 2;
1747   unsigned Vec0Idx = 3; // AddrOpIdx + (isUpdating ? 2 : 1)
1748   if (!SelectAddrMode6(N, N->getOperand(AddrOpIdx), MemAddr, Align))
1749     return NULL;
1750
1751   MachineSDNode::mmo_iterator MemOp = MF->allocateMemRefsArray(1);
1752   MemOp[0] = cast<MemIntrinsicSDNode>(N)->getMemOperand();
1753
1754   SDValue Chain = N->getOperand(0);
1755   EVT VT = N->getOperand(Vec0Idx).getValueType();
1756   bool is64BitVector = VT.is64BitVector();
1757   Align = GetVLDSTAlign(Align, NumVecs, is64BitVector);
1758
1759   unsigned OpcodeIndex;
1760   switch (VT.getSimpleVT().SimpleTy) {
1761   default: llvm_unreachable("unhandled vst type");
1762     // Double-register operations:
1763   case MVT::v8i8:  OpcodeIndex = 0; break;
1764   case MVT::v4i16: OpcodeIndex = 1; break;
1765   case MVT::v2f32:
1766   case MVT::v2i32: OpcodeIndex = 2; break;
1767   case MVT::v1i64: OpcodeIndex = 3; break;
1768     // Quad-register operations:
1769   case MVT::v16i8: OpcodeIndex = 0; break;
1770   case MVT::v8i16: OpcodeIndex = 1; break;
1771   case MVT::v4f32:
1772   case MVT::v4i32: OpcodeIndex = 2; break;
1773   case MVT::v2i64: OpcodeIndex = 3;
1774     assert(NumVecs == 1 && "v2i64 type only supported for VST1");
1775     break;
1776   }
1777
1778   std::vector<EVT> ResTys;
1779   if (isUpdating)
1780     ResTys.push_back(MVT::i32);
1781   ResTys.push_back(MVT::Other);
1782
1783   SDValue Pred = getAL(CurDAG);
1784   SDValue Reg0 = CurDAG->getRegister(0, MVT::i32);
1785   SmallVector<SDValue, 7> Ops;
1786
1787   // Double registers and VST1/VST2 quad registers are directly supported.
1788   if (is64BitVector || NumVecs <= 2) {
1789     SDValue SrcReg;
1790     if (NumVecs == 1) {
1791       SrcReg = N->getOperand(Vec0Idx);
1792     } else if (is64BitVector) {
1793       // Form a REG_SEQUENCE to force register allocation.
1794       SDValue V0 = N->getOperand(Vec0Idx + 0);
1795       SDValue V1 = N->getOperand(Vec0Idx + 1);
1796       if (NumVecs == 2)
1797         SrcReg = SDValue(PairDRegs(MVT::v2i64, V0, V1), 0);
1798       else {
1799         SDValue V2 = N->getOperand(Vec0Idx + 2);
1800         // If it's a vst3, form a quad D-register and leave the last part as
1801         // an undef.
1802         SDValue V3 = (NumVecs == 3)
1803           ? SDValue(CurDAG->getMachineNode(TargetOpcode::IMPLICIT_DEF,dl,VT), 0)
1804           : N->getOperand(Vec0Idx + 3);
1805         SrcReg = SDValue(QuadDRegs(MVT::v4i64, V0, V1, V2, V3), 0);
1806       }
1807     } else {
1808       // Form a QQ register.
1809       SDValue Q0 = N->getOperand(Vec0Idx);
1810       SDValue Q1 = N->getOperand(Vec0Idx + 1);
1811       SrcReg = SDValue(PairQRegs(MVT::v4i64, Q0, Q1), 0);
1812     }
1813
1814     unsigned Opc = (is64BitVector ? DOpcodes[OpcodeIndex] :
1815                     QOpcodes0[OpcodeIndex]);
1816     Ops.push_back(MemAddr);
1817     Ops.push_back(Align);
1818     if (isUpdating) {
1819       SDValue Inc = N->getOperand(AddrOpIdx + 1);
1820       // FIXME: VST1/VST2 fixed increment doesn't need Reg0. Remove the reg0
1821       // case entirely when the rest are updated to that form, too.
1822       if (NumVecs <= 2 && !isa<ConstantSDNode>(Inc.getNode()))
1823         Opc = getVLDSTRegisterUpdateOpcode(Opc);
1824       // We use a VST1 for v1i64 even if the pseudo says vld2/3/4, so
1825       // check for that explicitly too. Horribly hacky, but temporary.
1826       if ((NumVecs > 2 && Opc != ARM::VST1q64PseudoWB_fixed) ||
1827           !isa<ConstantSDNode>(Inc.getNode()))
1828         Ops.push_back(isa<ConstantSDNode>(Inc.getNode()) ? Reg0 : Inc);
1829     }
1830     Ops.push_back(SrcReg);
1831     Ops.push_back(Pred);
1832     Ops.push_back(Reg0);
1833     Ops.push_back(Chain);
1834     SDNode *VSt =
1835       CurDAG->getMachineNode(Opc, dl, ResTys, Ops.data(), Ops.size());
1836
1837     // Transfer memoperands.
1838     cast<MachineSDNode>(VSt)->setMemRefs(MemOp, MemOp + 1);
1839
1840     return VSt;
1841   }
1842
1843   // Otherwise, quad registers are stored with two separate instructions,
1844   // where one stores the even registers and the other stores the odd registers.
1845
1846   // Form the QQQQ REG_SEQUENCE.
1847   SDValue V0 = N->getOperand(Vec0Idx + 0);
1848   SDValue V1 = N->getOperand(Vec0Idx + 1);
1849   SDValue V2 = N->getOperand(Vec0Idx + 2);
1850   SDValue V3 = (NumVecs == 3)
1851     ? SDValue(CurDAG->getMachineNode(TargetOpcode::IMPLICIT_DEF, dl, VT), 0)
1852     : N->getOperand(Vec0Idx + 3);
1853   SDValue RegSeq = SDValue(QuadQRegs(MVT::v8i64, V0, V1, V2, V3), 0);
1854
1855   // Store the even D registers.  This is always an updating store, so that it
1856   // provides the address to the second store for the odd subregs.
1857   const SDValue OpsA[] = { MemAddr, Align, Reg0, RegSeq, Pred, Reg0, Chain };
1858   SDNode *VStA = CurDAG->getMachineNode(QOpcodes0[OpcodeIndex], dl,
1859                                         MemAddr.getValueType(),
1860                                         MVT::Other, OpsA, 7);
1861   cast<MachineSDNode>(VStA)->setMemRefs(MemOp, MemOp + 1);
1862   Chain = SDValue(VStA, 1);
1863
1864   // Store the odd D registers.
1865   Ops.push_back(SDValue(VStA, 0));
1866   Ops.push_back(Align);
1867   if (isUpdating) {
1868     SDValue Inc = N->getOperand(AddrOpIdx + 1);
1869     assert(isa<ConstantSDNode>(Inc.getNode()) &&
1870            "only constant post-increment update allowed for VST3/4");
1871     (void)Inc;
1872     Ops.push_back(Reg0);
1873   }
1874   Ops.push_back(RegSeq);
1875   Ops.push_back(Pred);
1876   Ops.push_back(Reg0);
1877   Ops.push_back(Chain);
1878   SDNode *VStB = CurDAG->getMachineNode(QOpcodes1[OpcodeIndex], dl, ResTys,
1879                                         Ops.data(), Ops.size());
1880   cast<MachineSDNode>(VStB)->setMemRefs(MemOp, MemOp + 1);
1881   return VStB;
1882 }
1883
1884 SDNode *ARMDAGToDAGISel::SelectVLDSTLane(SDNode *N, bool IsLoad,
1885                                          bool isUpdating, unsigned NumVecs,
1886                                          unsigned *DOpcodes,
1887                                          unsigned *QOpcodes) {
1888   assert(NumVecs >=2 && NumVecs <= 4 && "VLDSTLane NumVecs out-of-range");
1889   DebugLoc dl = N->getDebugLoc();
1890
1891   SDValue MemAddr, Align;
1892   unsigned AddrOpIdx = isUpdating ? 1 : 2;
1893   unsigned Vec0Idx = 3; // AddrOpIdx + (isUpdating ? 2 : 1)
1894   if (!SelectAddrMode6(N, N->getOperand(AddrOpIdx), MemAddr, Align))
1895     return NULL;
1896
1897   MachineSDNode::mmo_iterator MemOp = MF->allocateMemRefsArray(1);
1898   MemOp[0] = cast<MemIntrinsicSDNode>(N)->getMemOperand();
1899
1900   SDValue Chain = N->getOperand(0);
1901   unsigned Lane =
1902     cast<ConstantSDNode>(N->getOperand(Vec0Idx + NumVecs))->getZExtValue();
1903   EVT VT = N->getOperand(Vec0Idx).getValueType();
1904   bool is64BitVector = VT.is64BitVector();
1905
1906   unsigned Alignment = 0;
1907   if (NumVecs != 3) {
1908     Alignment = cast<ConstantSDNode>(Align)->getZExtValue();
1909     unsigned NumBytes = NumVecs * VT.getVectorElementType().getSizeInBits()/8;
1910     if (Alignment > NumBytes)
1911       Alignment = NumBytes;
1912     if (Alignment < 8 && Alignment < NumBytes)
1913       Alignment = 0;
1914     // Alignment must be a power of two; make sure of that.
1915     Alignment = (Alignment & -Alignment);
1916     if (Alignment == 1)
1917       Alignment = 0;
1918   }
1919   Align = CurDAG->getTargetConstant(Alignment, MVT::i32);
1920
1921   unsigned OpcodeIndex;
1922   switch (VT.getSimpleVT().SimpleTy) {
1923   default: llvm_unreachable("unhandled vld/vst lane type");
1924     // Double-register operations:
1925   case MVT::v8i8:  OpcodeIndex = 0; break;
1926   case MVT::v4i16: OpcodeIndex = 1; break;
1927   case MVT::v2f32:
1928   case MVT::v2i32: OpcodeIndex = 2; break;
1929     // Quad-register operations:
1930   case MVT::v8i16: OpcodeIndex = 0; break;
1931   case MVT::v4f32:
1932   case MVT::v4i32: OpcodeIndex = 1; break;
1933   }
1934
1935   std::vector<EVT> ResTys;
1936   if (IsLoad) {
1937     unsigned ResTyElts = (NumVecs == 3) ? 4 : NumVecs;
1938     if (!is64BitVector)
1939       ResTyElts *= 2;
1940     ResTys.push_back(EVT::getVectorVT(*CurDAG->getContext(),
1941                                       MVT::i64, ResTyElts));
1942   }
1943   if (isUpdating)
1944     ResTys.push_back(MVT::i32);
1945   ResTys.push_back(MVT::Other);
1946
1947   SDValue Pred = getAL(CurDAG);
1948   SDValue Reg0 = CurDAG->getRegister(0, MVT::i32);
1949
1950   SmallVector<SDValue, 8> Ops;
1951   Ops.push_back(MemAddr);
1952   Ops.push_back(Align);
1953   if (isUpdating) {
1954     SDValue Inc = N->getOperand(AddrOpIdx + 1);
1955     Ops.push_back(isa<ConstantSDNode>(Inc.getNode()) ? Reg0 : Inc);
1956   }
1957
1958   SDValue SuperReg;
1959   SDValue V0 = N->getOperand(Vec0Idx + 0);
1960   SDValue V1 = N->getOperand(Vec0Idx + 1);
1961   if (NumVecs == 2) {
1962     if (is64BitVector)
1963       SuperReg = SDValue(PairDRegs(MVT::v2i64, V0, V1), 0);
1964     else
1965       SuperReg = SDValue(PairQRegs(MVT::v4i64, V0, V1), 0);
1966   } else {
1967     SDValue V2 = N->getOperand(Vec0Idx + 2);
1968     SDValue V3 = (NumVecs == 3)
1969       ? SDValue(CurDAG->getMachineNode(TargetOpcode::IMPLICIT_DEF, dl, VT), 0)
1970       : N->getOperand(Vec0Idx + 3);
1971     if (is64BitVector)
1972       SuperReg = SDValue(QuadDRegs(MVT::v4i64, V0, V1, V2, V3), 0);
1973     else
1974       SuperReg = SDValue(QuadQRegs(MVT::v8i64, V0, V1, V2, V3), 0);
1975   }
1976   Ops.push_back(SuperReg);
1977   Ops.push_back(getI32Imm(Lane));
1978   Ops.push_back(Pred);
1979   Ops.push_back(Reg0);
1980   Ops.push_back(Chain);
1981
1982   unsigned Opc = (is64BitVector ? DOpcodes[OpcodeIndex] :
1983                                   QOpcodes[OpcodeIndex]);
1984   SDNode *VLdLn = CurDAG->getMachineNode(Opc, dl, ResTys,
1985                                          Ops.data(), Ops.size());
1986   cast<MachineSDNode>(VLdLn)->setMemRefs(MemOp, MemOp + 1);
1987   if (!IsLoad)
1988     return VLdLn;
1989
1990   // Extract the subregisters.
1991   SuperReg = SDValue(VLdLn, 0);
1992   assert(ARM::dsub_7 == ARM::dsub_0+7 &&
1993          ARM::qsub_3 == ARM::qsub_0+3 && "Unexpected subreg numbering");
1994   unsigned Sub0 = is64BitVector ? ARM::dsub_0 : ARM::qsub_0;
1995   for (unsigned Vec = 0; Vec < NumVecs; ++Vec)
1996     ReplaceUses(SDValue(N, Vec),
1997                 CurDAG->getTargetExtractSubreg(Sub0 + Vec, dl, VT, SuperReg));
1998   ReplaceUses(SDValue(N, NumVecs), SDValue(VLdLn, 1));
1999   if (isUpdating)
2000     ReplaceUses(SDValue(N, NumVecs + 1), SDValue(VLdLn, 2));
2001   return NULL;
2002 }
2003
2004 SDNode *ARMDAGToDAGISel::SelectVLDDup(SDNode *N, bool isUpdating,
2005                                       unsigned NumVecs, unsigned *Opcodes) {
2006   assert(NumVecs >=2 && NumVecs <= 4 && "VLDDup NumVecs out-of-range");
2007   DebugLoc dl = N->getDebugLoc();
2008
2009   SDValue MemAddr, Align;
2010   if (!SelectAddrMode6(N, N->getOperand(1), MemAddr, Align))
2011     return NULL;
2012
2013   MachineSDNode::mmo_iterator MemOp = MF->allocateMemRefsArray(1);
2014   MemOp[0] = cast<MemIntrinsicSDNode>(N)->getMemOperand();
2015
2016   SDValue Chain = N->getOperand(0);
2017   EVT VT = N->getValueType(0);
2018
2019   unsigned Alignment = 0;
2020   if (NumVecs != 3) {
2021     Alignment = cast<ConstantSDNode>(Align)->getZExtValue();
2022     unsigned NumBytes = NumVecs * VT.getVectorElementType().getSizeInBits()/8;
2023     if (Alignment > NumBytes)
2024       Alignment = NumBytes;
2025     if (Alignment < 8 && Alignment < NumBytes)
2026       Alignment = 0;
2027     // Alignment must be a power of two; make sure of that.
2028     Alignment = (Alignment & -Alignment);
2029     if (Alignment == 1)
2030       Alignment = 0;
2031   }
2032   Align = CurDAG->getTargetConstant(Alignment, MVT::i32);
2033
2034   unsigned OpcodeIndex;
2035   switch (VT.getSimpleVT().SimpleTy) {
2036   default: llvm_unreachable("unhandled vld-dup type");
2037   case MVT::v8i8:  OpcodeIndex = 0; break;
2038   case MVT::v4i16: OpcodeIndex = 1; break;
2039   case MVT::v2f32:
2040   case MVT::v2i32: OpcodeIndex = 2; break;
2041   }
2042
2043   SDValue Pred = getAL(CurDAG);
2044   SDValue Reg0 = CurDAG->getRegister(0, MVT::i32);
2045   SDValue SuperReg;
2046   unsigned Opc = Opcodes[OpcodeIndex];
2047   SmallVector<SDValue, 6> Ops;
2048   Ops.push_back(MemAddr);
2049   Ops.push_back(Align);
2050   if (isUpdating) {
2051     // fixed-stride update instructions don't have an explicit writeback
2052     // operand. It's implicit in the opcode itself.
2053     SDValue Inc = N->getOperand(2);
2054     if (!isa<ConstantSDNode>(Inc.getNode()))
2055       Ops.push_back(Inc);
2056     // FIXME: VLD3 and VLD4 haven't been updated to that form yet.
2057     else if (NumVecs > 2)
2058       Ops.push_back(Reg0);
2059   }
2060   Ops.push_back(Pred);
2061   Ops.push_back(Reg0);
2062   Ops.push_back(Chain);
2063
2064   unsigned ResTyElts = (NumVecs == 3) ? 4 : NumVecs;
2065   std::vector<EVT> ResTys;
2066   ResTys.push_back(EVT::getVectorVT(*CurDAG->getContext(), MVT::i64,ResTyElts));
2067   if (isUpdating)
2068     ResTys.push_back(MVT::i32);
2069   ResTys.push_back(MVT::Other);
2070   SDNode *VLdDup =
2071     CurDAG->getMachineNode(Opc, dl, ResTys, Ops.data(), Ops.size());
2072   cast<MachineSDNode>(VLdDup)->setMemRefs(MemOp, MemOp + 1);
2073   SuperReg = SDValue(VLdDup, 0);
2074
2075   // Extract the subregisters.
2076   assert(ARM::dsub_7 == ARM::dsub_0+7 && "Unexpected subreg numbering");
2077   unsigned SubIdx = ARM::dsub_0;
2078   for (unsigned Vec = 0; Vec < NumVecs; ++Vec)
2079     ReplaceUses(SDValue(N, Vec),
2080                 CurDAG->getTargetExtractSubreg(SubIdx+Vec, dl, VT, SuperReg));
2081   ReplaceUses(SDValue(N, NumVecs), SDValue(VLdDup, 1));
2082   if (isUpdating)
2083     ReplaceUses(SDValue(N, NumVecs + 1), SDValue(VLdDup, 2));
2084   return NULL;
2085 }
2086
2087 SDNode *ARMDAGToDAGISel::SelectVTBL(SDNode *N, bool IsExt, unsigned NumVecs,
2088                                     unsigned Opc) {
2089   assert(NumVecs >= 2 && NumVecs <= 4 && "VTBL NumVecs out-of-range");
2090   DebugLoc dl = N->getDebugLoc();
2091   EVT VT = N->getValueType(0);
2092   unsigned FirstTblReg = IsExt ? 2 : 1;
2093
2094   // Form a REG_SEQUENCE to force register allocation.
2095   SDValue RegSeq;
2096   SDValue V0 = N->getOperand(FirstTblReg + 0);
2097   SDValue V1 = N->getOperand(FirstTblReg + 1);
2098   if (NumVecs == 2)
2099     RegSeq = SDValue(PairDRegs(MVT::v16i8, V0, V1), 0);
2100   else {
2101     SDValue V2 = N->getOperand(FirstTblReg + 2);
2102     // If it's a vtbl3, form a quad D-register and leave the last part as
2103     // an undef.
2104     SDValue V3 = (NumVecs == 3)
2105       ? SDValue(CurDAG->getMachineNode(TargetOpcode::IMPLICIT_DEF, dl, VT), 0)
2106       : N->getOperand(FirstTblReg + 3);
2107     RegSeq = SDValue(QuadDRegs(MVT::v4i64, V0, V1, V2, V3), 0);
2108   }
2109
2110   SmallVector<SDValue, 6> Ops;
2111   if (IsExt)
2112     Ops.push_back(N->getOperand(1));
2113   Ops.push_back(RegSeq);
2114   Ops.push_back(N->getOperand(FirstTblReg + NumVecs));
2115   Ops.push_back(getAL(CurDAG)); // predicate
2116   Ops.push_back(CurDAG->getRegister(0, MVT::i32)); // predicate register
2117   return CurDAG->getMachineNode(Opc, dl, VT, Ops.data(), Ops.size());
2118 }
2119
2120 SDNode *ARMDAGToDAGISel::SelectV6T2BitfieldExtractOp(SDNode *N,
2121                                                      bool isSigned) {
2122   if (!Subtarget->hasV6T2Ops())
2123     return NULL;
2124
2125   unsigned Opc = isSigned ? (Subtarget->isThumb() ? ARM::t2SBFX : ARM::SBFX)
2126     : (Subtarget->isThumb() ? ARM::t2UBFX : ARM::UBFX);
2127
2128
2129   // For unsigned extracts, check for a shift right and mask
2130   unsigned And_imm = 0;
2131   if (N->getOpcode() == ISD::AND) {
2132     if (isOpcWithIntImmediate(N, ISD::AND, And_imm)) {
2133
2134       // The immediate is a mask of the low bits iff imm & (imm+1) == 0
2135       if (And_imm & (And_imm + 1))
2136         return NULL;
2137
2138       unsigned Srl_imm = 0;
2139       if (isOpcWithIntImmediate(N->getOperand(0).getNode(), ISD::SRL,
2140                                 Srl_imm)) {
2141         assert(Srl_imm > 0 && Srl_imm < 32 && "bad amount in shift node!");
2142
2143         // Note: The width operand is encoded as width-1.
2144         unsigned Width = CountTrailingOnes_32(And_imm) - 1;
2145         unsigned LSB = Srl_imm;
2146         SDValue Reg0 = CurDAG->getRegister(0, MVT::i32);
2147         SDValue Ops[] = { N->getOperand(0).getOperand(0),
2148                           CurDAG->getTargetConstant(LSB, MVT::i32),
2149                           CurDAG->getTargetConstant(Width, MVT::i32),
2150           getAL(CurDAG), Reg0 };
2151         return CurDAG->SelectNodeTo(N, Opc, MVT::i32, Ops, 5);
2152       }
2153     }
2154     return NULL;
2155   }
2156
2157   // Otherwise, we're looking for a shift of a shift
2158   unsigned Shl_imm = 0;
2159   if (isOpcWithIntImmediate(N->getOperand(0).getNode(), ISD::SHL, Shl_imm)) {
2160     assert(Shl_imm > 0 && Shl_imm < 32 && "bad amount in shift node!");
2161     unsigned Srl_imm = 0;
2162     if (isInt32Immediate(N->getOperand(1), Srl_imm)) {
2163       assert(Srl_imm > 0 && Srl_imm < 32 && "bad amount in shift node!");
2164       // Note: The width operand is encoded as width-1.
2165       unsigned Width = 32 - Srl_imm - 1;
2166       int LSB = Srl_imm - Shl_imm;
2167       if (LSB < 0)
2168         return NULL;
2169       SDValue Reg0 = CurDAG->getRegister(0, MVT::i32);
2170       SDValue Ops[] = { N->getOperand(0).getOperand(0),
2171                         CurDAG->getTargetConstant(LSB, MVT::i32),
2172                         CurDAG->getTargetConstant(Width, MVT::i32),
2173                         getAL(CurDAG), Reg0 };
2174       return CurDAG->SelectNodeTo(N, Opc, MVT::i32, Ops, 5);
2175     }
2176   }
2177   return NULL;
2178 }
2179
2180 SDNode *ARMDAGToDAGISel::
2181 SelectT2CMOVShiftOp(SDNode *N, SDValue FalseVal, SDValue TrueVal,
2182                     ARMCC::CondCodes CCVal, SDValue CCR, SDValue InFlag) {
2183   SDValue CPTmp0;
2184   SDValue CPTmp1;
2185   if (SelectT2ShifterOperandReg(TrueVal, CPTmp0, CPTmp1)) {
2186     unsigned SOVal = cast<ConstantSDNode>(CPTmp1)->getZExtValue();
2187     unsigned SOShOp = ARM_AM::getSORegShOp(SOVal);
2188     unsigned Opc = 0;
2189     switch (SOShOp) {
2190     case ARM_AM::lsl: Opc = ARM::t2MOVCClsl; break;
2191     case ARM_AM::lsr: Opc = ARM::t2MOVCClsr; break;
2192     case ARM_AM::asr: Opc = ARM::t2MOVCCasr; break;
2193     case ARM_AM::ror: Opc = ARM::t2MOVCCror; break;
2194     default:
2195       llvm_unreachable("Unknown so_reg opcode!");
2196     }
2197     SDValue SOShImm =
2198       CurDAG->getTargetConstant(ARM_AM::getSORegOffset(SOVal), MVT::i32);
2199     SDValue CC = CurDAG->getTargetConstant(CCVal, MVT::i32);
2200     SDValue Ops[] = { FalseVal, CPTmp0, SOShImm, CC, CCR, InFlag };
2201     return CurDAG->SelectNodeTo(N, Opc, MVT::i32,Ops, 6);
2202   }
2203   return 0;
2204 }
2205
2206 SDNode *ARMDAGToDAGISel::
2207 SelectARMCMOVShiftOp(SDNode *N, SDValue FalseVal, SDValue TrueVal,
2208                      ARMCC::CondCodes CCVal, SDValue CCR, SDValue InFlag) {
2209   SDValue CPTmp0;
2210   SDValue CPTmp1;
2211   SDValue CPTmp2;
2212   if (SelectImmShifterOperand(TrueVal, CPTmp0, CPTmp2)) {
2213     SDValue CC = CurDAG->getTargetConstant(CCVal, MVT::i32);
2214     SDValue Ops[] = { FalseVal, CPTmp0, CPTmp2, CC, CCR, InFlag };
2215     return CurDAG->SelectNodeTo(N, ARM::MOVCCsi, MVT::i32, Ops, 6);
2216   }
2217
2218   if (SelectRegShifterOperand(TrueVal, CPTmp0, CPTmp1, CPTmp2)) {
2219     SDValue CC = CurDAG->getTargetConstant(CCVal, MVT::i32);
2220     SDValue Ops[] = { FalseVal, CPTmp0, CPTmp1, CPTmp2, CC, CCR, InFlag };
2221     return CurDAG->SelectNodeTo(N, ARM::MOVCCsr, MVT::i32, Ops, 7);
2222   }
2223   return 0;
2224 }
2225
2226 SDNode *ARMDAGToDAGISel::
2227 SelectT2CMOVImmOp(SDNode *N, SDValue FalseVal, SDValue TrueVal,
2228                   ARMCC::CondCodes CCVal, SDValue CCR, SDValue InFlag) {
2229   ConstantSDNode *T = dyn_cast<ConstantSDNode>(TrueVal);
2230   if (!T)
2231     return 0;
2232
2233   unsigned Opc = 0;
2234   unsigned TrueImm = T->getZExtValue();
2235   if (is_t2_so_imm(TrueImm)) {
2236     Opc = ARM::t2MOVCCi;
2237   } else if (TrueImm <= 0xffff) {
2238     Opc = ARM::t2MOVCCi16;
2239   } else if (is_t2_so_imm_not(TrueImm)) {
2240     TrueImm = ~TrueImm;
2241     Opc = ARM::t2MVNCCi;
2242   } else if (TrueVal.getNode()->hasOneUse() && Subtarget->hasV6T2Ops()) {
2243     // Large immediate.
2244     Opc = ARM::t2MOVCCi32imm;
2245   }
2246
2247   if (Opc) {
2248     SDValue True = CurDAG->getTargetConstant(TrueImm, MVT::i32);
2249     SDValue CC = CurDAG->getTargetConstant(CCVal, MVT::i32);
2250     SDValue Ops[] = { FalseVal, True, CC, CCR, InFlag };
2251     return CurDAG->SelectNodeTo(N, Opc, MVT::i32, Ops, 5);
2252   }
2253
2254   return 0;
2255 }
2256
2257 SDNode *ARMDAGToDAGISel::
2258 SelectARMCMOVImmOp(SDNode *N, SDValue FalseVal, SDValue TrueVal,
2259                    ARMCC::CondCodes CCVal, SDValue CCR, SDValue InFlag) {
2260   ConstantSDNode *T = dyn_cast<ConstantSDNode>(TrueVal);
2261   if (!T)
2262     return 0;
2263
2264   unsigned Opc = 0;
2265   unsigned TrueImm = T->getZExtValue();
2266   bool isSoImm = is_so_imm(TrueImm);
2267   if (isSoImm) {
2268     Opc = ARM::MOVCCi;
2269   } else if (Subtarget->hasV6T2Ops() && TrueImm <= 0xffff) {
2270     Opc = ARM::MOVCCi16;
2271   } else if (is_so_imm_not(TrueImm)) {
2272     TrueImm = ~TrueImm;
2273     Opc = ARM::MVNCCi;
2274   } else if (TrueVal.getNode()->hasOneUse() &&
2275              (Subtarget->hasV6T2Ops() || ARM_AM::isSOImmTwoPartVal(TrueImm))) {
2276     // Large immediate.
2277     Opc = ARM::MOVCCi32imm;
2278   }
2279
2280   if (Opc) {
2281     SDValue True = CurDAG->getTargetConstant(TrueImm, MVT::i32);
2282     SDValue CC = CurDAG->getTargetConstant(CCVal, MVT::i32);
2283     SDValue Ops[] = { FalseVal, True, CC, CCR, InFlag };
2284     return CurDAG->SelectNodeTo(N, Opc, MVT::i32, Ops, 5);
2285   }
2286
2287   return 0;
2288 }
2289
2290 SDNode *ARMDAGToDAGISel::SelectCMOVOp(SDNode *N) {
2291   EVT VT = N->getValueType(0);
2292   SDValue FalseVal = N->getOperand(0);
2293   SDValue TrueVal  = N->getOperand(1);
2294   SDValue CC = N->getOperand(2);
2295   SDValue CCR = N->getOperand(3);
2296   SDValue InFlag = N->getOperand(4);
2297   assert(CC.getOpcode() == ISD::Constant);
2298   assert(CCR.getOpcode() == ISD::Register);
2299   ARMCC::CondCodes CCVal =
2300     (ARMCC::CondCodes)cast<ConstantSDNode>(CC)->getZExtValue();
2301
2302   if (!Subtarget->isThumb1Only() && VT == MVT::i32) {
2303     // Pattern: (ARMcmov:i32 GPR:i32:$false, so_reg:i32:$true, (imm:i32):$cc)
2304     // Emits: (MOVCCs:i32 GPR:i32:$false, so_reg:i32:$true, (imm:i32):$cc)
2305     // Pattern complexity = 18  cost = 1  size = 0
2306     if (Subtarget->isThumb()) {
2307       SDNode *Res = SelectT2CMOVShiftOp(N, FalseVal, TrueVal,
2308                                         CCVal, CCR, InFlag);
2309       if (!Res)
2310         Res = SelectT2CMOVShiftOp(N, TrueVal, FalseVal,
2311                                ARMCC::getOppositeCondition(CCVal), CCR, InFlag);
2312       if (Res)
2313         return Res;
2314     } else {
2315       SDNode *Res = SelectARMCMOVShiftOp(N, FalseVal, TrueVal,
2316                                          CCVal, CCR, InFlag);
2317       if (!Res)
2318         Res = SelectARMCMOVShiftOp(N, TrueVal, FalseVal,
2319                                ARMCC::getOppositeCondition(CCVal), CCR, InFlag);
2320       if (Res)
2321         return Res;
2322     }
2323
2324     // Pattern: (ARMcmov:i32 GPR:i32:$false,
2325     //             (imm:i32)<<P:Pred_so_imm>>:$true,
2326     //             (imm:i32):$cc)
2327     // Emits: (MOVCCi:i32 GPR:i32:$false,
2328     //           (so_imm:i32 (imm:i32):$true), (imm:i32):$cc)
2329     // Pattern complexity = 10  cost = 1  size = 0
2330     if (Subtarget->isThumb()) {
2331       SDNode *Res = SelectT2CMOVImmOp(N, FalseVal, TrueVal,
2332                                         CCVal, CCR, InFlag);
2333       if (!Res)
2334         Res = SelectT2CMOVImmOp(N, TrueVal, FalseVal,
2335                                ARMCC::getOppositeCondition(CCVal), CCR, InFlag);
2336       if (Res)
2337         return Res;
2338     } else {
2339       SDNode *Res = SelectARMCMOVImmOp(N, FalseVal, TrueVal,
2340                                          CCVal, CCR, InFlag);
2341       if (!Res)
2342         Res = SelectARMCMOVImmOp(N, TrueVal, FalseVal,
2343                                ARMCC::getOppositeCondition(CCVal), CCR, InFlag);
2344       if (Res)
2345         return Res;
2346     }
2347   }
2348
2349   // Pattern: (ARMcmov:i32 GPR:i32:$false, GPR:i32:$true, (imm:i32):$cc)
2350   // Emits: (MOVCCr:i32 GPR:i32:$false, GPR:i32:$true, (imm:i32):$cc)
2351   // Pattern complexity = 6  cost = 1  size = 0
2352   //
2353   // Pattern: (ARMcmov:i32 GPR:i32:$false, GPR:i32:$true, (imm:i32):$cc)
2354   // Emits: (tMOVCCr:i32 GPR:i32:$false, GPR:i32:$true, (imm:i32):$cc)
2355   // Pattern complexity = 6  cost = 11  size = 0
2356   //
2357   // Also VMOVScc and VMOVDcc.
2358   SDValue Tmp2 = CurDAG->getTargetConstant(CCVal, MVT::i32);
2359   SDValue Ops[] = { FalseVal, TrueVal, Tmp2, CCR, InFlag };
2360   unsigned Opc = 0;
2361   switch (VT.getSimpleVT().SimpleTy) {
2362   default: llvm_unreachable("Illegal conditional move type!");
2363   case MVT::i32:
2364     Opc = Subtarget->isThumb()
2365       ? (Subtarget->hasThumb2() ? ARM::t2MOVCCr : ARM::tMOVCCr_pseudo)
2366       : ARM::MOVCCr;
2367     break;
2368   case MVT::f32:
2369     Opc = ARM::VMOVScc;
2370     break;
2371   case MVT::f64:
2372     Opc = ARM::VMOVDcc;
2373     break;
2374   }
2375   return CurDAG->SelectNodeTo(N, Opc, VT, Ops, 5);
2376 }
2377
2378 SDNode *ARMDAGToDAGISel::SelectConditionalOp(SDNode *N) {
2379   SDValue FalseVal = N->getOperand(0);
2380   SDValue TrueVal  = N->getOperand(1);
2381   ARMCC::CondCodes CCVal =
2382     (ARMCC::CondCodes)cast<ConstantSDNode>(N->getOperand(2))->getZExtValue();
2383   SDValue CCR = N->getOperand(3);
2384   assert(CCR.getOpcode() == ISD::Register);
2385   SDValue InFlag = N->getOperand(4);
2386   SDValue CC = CurDAG->getTargetConstant(CCVal, MVT::i32);
2387   SDValue Reg0 = CurDAG->getRegister(0, MVT::i32);
2388
2389   if (Subtarget->isThumb()) {
2390     SDValue CPTmp0;
2391     SDValue CPTmp1;
2392     if (SelectT2ShifterOperandReg(TrueVal, CPTmp0, CPTmp1)) {
2393       unsigned Opc;
2394       switch (N->getOpcode()) {
2395       default: llvm_unreachable("Unexpected node");
2396       case ARMISD::CAND: Opc = ARM::t2ANDCCrs; break;
2397       case ARMISD::COR:  Opc = ARM::t2ORRCCrs; break;
2398       case ARMISD::CXOR: Opc = ARM::t2EORCCrs; break;
2399       }
2400       SDValue Ops[] = { FalseVal, CPTmp0, CPTmp1, CC, CCR, Reg0, InFlag };
2401       return CurDAG->SelectNodeTo(N, Opc, MVT::i32, Ops, 7);
2402     }
2403
2404     ConstantSDNode *T = dyn_cast<ConstantSDNode>(TrueVal);
2405     if (T) {
2406       unsigned TrueImm = T->getZExtValue();
2407       if (is_t2_so_imm(TrueImm)) {
2408         unsigned Opc;
2409         switch (N->getOpcode()) {
2410         default: llvm_unreachable("Unexpected node");
2411         case ARMISD::CAND: Opc = ARM::t2ANDCCri; break;
2412         case ARMISD::COR:  Opc = ARM::t2ORRCCri; break;
2413         case ARMISD::CXOR: Opc = ARM::t2EORCCri; break;
2414         }
2415         SDValue True = CurDAG->getTargetConstant(TrueImm, MVT::i32);
2416         SDValue Ops[] = { FalseVal, True, CC, CCR, Reg0, InFlag };
2417         return CurDAG->SelectNodeTo(N, Opc, MVT::i32, Ops, 6);
2418       }
2419     }
2420
2421     unsigned Opc;
2422     switch (N->getOpcode()) {
2423     default: llvm_unreachable("Unexpected node");
2424     case ARMISD::CAND: Opc = ARM::t2ANDCCrr; break;
2425     case ARMISD::COR:  Opc = ARM::t2ORRCCrr; break;
2426     case ARMISD::CXOR: Opc = ARM::t2EORCCrr; break;
2427     }
2428     SDValue Ops[] = { FalseVal, TrueVal, CC, CCR, Reg0, InFlag };
2429     return CurDAG->SelectNodeTo(N, Opc, MVT::i32, Ops, 6);
2430   }
2431
2432   SDValue CPTmp0;
2433   SDValue CPTmp1;
2434   SDValue CPTmp2;
2435   if (SelectImmShifterOperand(TrueVal, CPTmp0, CPTmp2)) {
2436     unsigned Opc;
2437     switch (N->getOpcode()) {
2438     default: llvm_unreachable("Unexpected node");
2439     case ARMISD::CAND: Opc = ARM::ANDCCrsi; break;
2440     case ARMISD::COR:  Opc = ARM::ORRCCrsi; break;
2441     case ARMISD::CXOR: Opc = ARM::EORCCrsi; break;
2442     }
2443     SDValue Ops[] = { FalseVal, CPTmp0, CPTmp2, CC, CCR, Reg0, InFlag };
2444     return CurDAG->SelectNodeTo(N, Opc, MVT::i32, Ops, 7);
2445   }
2446
2447   if (SelectRegShifterOperand(TrueVal, CPTmp0, CPTmp1, CPTmp2)) {
2448     unsigned Opc;
2449     switch (N->getOpcode()) {
2450     default: llvm_unreachable("Unexpected node");
2451     case ARMISD::CAND: Opc = ARM::ANDCCrsr; break;
2452     case ARMISD::COR:  Opc = ARM::ORRCCrsr; break;
2453     case ARMISD::CXOR: Opc = ARM::EORCCrsr; break;
2454     }
2455     SDValue Ops[] = { FalseVal, CPTmp0, CPTmp1, CPTmp2, CC, CCR, Reg0, InFlag };
2456     return CurDAG->SelectNodeTo(N, Opc, MVT::i32, Ops, 8);
2457   }
2458
2459   ConstantSDNode *T = dyn_cast<ConstantSDNode>(TrueVal);
2460   if (T) {
2461     unsigned TrueImm = T->getZExtValue();
2462     if (is_so_imm(TrueImm)) {
2463       unsigned Opc;
2464       switch (N->getOpcode()) {
2465       default: llvm_unreachable("Unexpected node");
2466       case ARMISD::CAND: Opc = ARM::ANDCCri; break;
2467       case ARMISD::COR:  Opc = ARM::ORRCCri; break;
2468       case ARMISD::CXOR: Opc = ARM::EORCCri; break;
2469       }
2470       SDValue True = CurDAG->getTargetConstant(TrueImm, MVT::i32);
2471       SDValue Ops[] = { FalseVal, True, CC, CCR, Reg0, InFlag };
2472       return CurDAG->SelectNodeTo(N, Opc, MVT::i32, Ops, 6);
2473     }
2474   }
2475
2476   unsigned Opc;
2477   switch (N->getOpcode()) {
2478   default: llvm_unreachable("Unexpected node");
2479   case ARMISD::CAND: Opc = ARM::ANDCCrr; break;
2480   case ARMISD::COR:  Opc = ARM::ORRCCrr; break;
2481   case ARMISD::CXOR: Opc = ARM::EORCCrr; break;
2482   }
2483   SDValue Ops[] = { FalseVal, TrueVal, CC, CCR, Reg0, InFlag };
2484   return CurDAG->SelectNodeTo(N, Opc, MVT::i32, Ops, 6);
2485 }
2486
2487 /// Target-specific DAG combining for ISD::XOR.
2488 /// Target-independent combining lowers SELECT_CC nodes of the form
2489 /// select_cc setg[ge] X,  0,  X, -X
2490 /// select_cc setgt    X, -1,  X, -X
2491 /// select_cc setl[te] X,  0, -X,  X
2492 /// select_cc setlt    X,  1, -X,  X
2493 /// which represent Integer ABS into:
2494 /// Y = sra (X, size(X)-1); xor (add (X, Y), Y)
2495 /// ARM instruction selection detects the latter and matches it to
2496 /// ARM::ABS or ARM::t2ABS machine node.
2497 SDNode *ARMDAGToDAGISel::SelectABSOp(SDNode *N){
2498   SDValue XORSrc0 = N->getOperand(0);
2499   SDValue XORSrc1 = N->getOperand(1);
2500   EVT VT = N->getValueType(0);
2501
2502   if (DisableARMIntABS)
2503     return NULL;
2504
2505   if (Subtarget->isThumb1Only())
2506     return NULL;
2507
2508   if (XORSrc0.getOpcode() != ISD::ADD ||
2509     XORSrc1.getOpcode() != ISD::SRA)
2510     return NULL;
2511
2512   SDValue ADDSrc0 = XORSrc0.getOperand(0);
2513   SDValue ADDSrc1 = XORSrc0.getOperand(1);
2514   SDValue SRASrc0 = XORSrc1.getOperand(0);
2515   SDValue SRASrc1 = XORSrc1.getOperand(1);
2516   ConstantSDNode *SRAConstant =  dyn_cast<ConstantSDNode>(SRASrc1);
2517   EVT XType = SRASrc0.getValueType();
2518   unsigned Size = XType.getSizeInBits() - 1;
2519
2520   if (ADDSrc1 == XORSrc1  &&
2521       ADDSrc0 == SRASrc0 &&
2522       XType.isInteger() &&
2523       SRAConstant != NULL &&
2524       Size == SRAConstant->getZExtValue()) {
2525
2526     unsigned Opcode = ARM::ABS;
2527     if (Subtarget->isThumb2())
2528       Opcode = ARM::t2ABS;
2529
2530     return CurDAG->SelectNodeTo(N, Opcode, VT, ADDSrc0);
2531   }
2532
2533   return NULL;
2534 }
2535
2536 SDNode *ARMDAGToDAGISel::SelectConcatVector(SDNode *N) {
2537   // The only time a CONCAT_VECTORS operation can have legal types is when
2538   // two 64-bit vectors are concatenated to a 128-bit vector.
2539   EVT VT = N->getValueType(0);
2540   if (!VT.is128BitVector() || N->getNumOperands() != 2)
2541     llvm_unreachable("unexpected CONCAT_VECTORS");
2542   return PairDRegs(VT, N->getOperand(0), N->getOperand(1));
2543 }
2544
2545 SDNode *ARMDAGToDAGISel::SelectAtomic64(SDNode *Node, unsigned Opc) {
2546   SmallVector<SDValue, 6> Ops;
2547   Ops.push_back(Node->getOperand(1)); // Ptr
2548   Ops.push_back(Node->getOperand(2)); // Low part of Val1
2549   Ops.push_back(Node->getOperand(3)); // High part of Val1
2550   if (Opc == ARM::ATOMCMPXCHG6432) {
2551     Ops.push_back(Node->getOperand(4)); // Low part of Val2
2552     Ops.push_back(Node->getOperand(5)); // High part of Val2
2553   }
2554   Ops.push_back(Node->getOperand(0)); // Chain
2555   MachineSDNode::mmo_iterator MemOp = MF->allocateMemRefsArray(1);
2556   MemOp[0] = cast<MemSDNode>(Node)->getMemOperand();
2557   SDNode *ResNode = CurDAG->getMachineNode(Opc, Node->getDebugLoc(),
2558                                            MVT::i32, MVT::i32, MVT::Other,
2559                                            Ops.data() ,Ops.size());
2560   cast<MachineSDNode>(ResNode)->setMemRefs(MemOp, MemOp + 1);
2561   return ResNode;
2562 }
2563
2564 SDNode *ARMDAGToDAGISel::Select(SDNode *N) {
2565   DebugLoc dl = N->getDebugLoc();
2566
2567   if (N->isMachineOpcode())
2568     return NULL;   // Already selected.
2569
2570   switch (N->getOpcode()) {
2571   default: break;
2572   case ISD::XOR: {
2573     // Select special operations if XOR node forms integer ABS pattern
2574     SDNode *ResNode = SelectABSOp(N);
2575     if (ResNode)
2576       return ResNode;
2577     // Other cases are autogenerated.
2578     break;
2579   }
2580   case ISD::Constant: {
2581     unsigned Val = cast<ConstantSDNode>(N)->getZExtValue();
2582     bool UseCP = true;
2583     if (Subtarget->hasThumb2())
2584       // Thumb2-aware targets have the MOVT instruction, so all immediates can
2585       // be done with MOV + MOVT, at worst.
2586       UseCP = 0;
2587     else {
2588       if (Subtarget->isThumb()) {
2589         UseCP = (Val > 255 &&                          // MOV
2590                  ~Val > 255 &&                         // MOV + MVN
2591                  !ARM_AM::isThumbImmShiftedVal(Val));  // MOV + LSL
2592       } else
2593         UseCP = (ARM_AM::getSOImmVal(Val) == -1 &&     // MOV
2594                  ARM_AM::getSOImmVal(~Val) == -1 &&    // MVN
2595                  !ARM_AM::isSOImmTwoPartVal(Val));     // two instrs.
2596     }
2597
2598     if (UseCP) {
2599       SDValue CPIdx =
2600         CurDAG->getTargetConstantPool(ConstantInt::get(
2601                                   Type::getInt32Ty(*CurDAG->getContext()), Val),
2602                                       TLI.getPointerTy());
2603
2604       SDNode *ResNode;
2605       if (Subtarget->isThumb1Only()) {
2606         SDValue Pred = getAL(CurDAG);
2607         SDValue PredReg = CurDAG->getRegister(0, MVT::i32);
2608         SDValue Ops[] = { CPIdx, Pred, PredReg, CurDAG->getEntryNode() };
2609         ResNode = CurDAG->getMachineNode(ARM::tLDRpci, dl, MVT::i32, MVT::Other,
2610                                          Ops, 4);
2611       } else {
2612         SDValue Ops[] = {
2613           CPIdx,
2614           CurDAG->getTargetConstant(0, MVT::i32),
2615           getAL(CurDAG),
2616           CurDAG->getRegister(0, MVT::i32),
2617           CurDAG->getEntryNode()
2618         };
2619         ResNode=CurDAG->getMachineNode(ARM::LDRcp, dl, MVT::i32, MVT::Other,
2620                                        Ops, 5);
2621       }
2622       ReplaceUses(SDValue(N, 0), SDValue(ResNode, 0));
2623       return NULL;
2624     }
2625
2626     // Other cases are autogenerated.
2627     break;
2628   }
2629   case ISD::FrameIndex: {
2630     // Selects to ADDri FI, 0 which in turn will become ADDri SP, imm.
2631     int FI = cast<FrameIndexSDNode>(N)->getIndex();
2632     SDValue TFI = CurDAG->getTargetFrameIndex(FI, TLI.getPointerTy());
2633     if (Subtarget->isThumb1Only()) {
2634       SDValue Ops[] = { TFI, CurDAG->getTargetConstant(0, MVT::i32),
2635                         getAL(CurDAG), CurDAG->getRegister(0, MVT::i32) };
2636       return CurDAG->SelectNodeTo(N, ARM::tADDrSPi, MVT::i32, Ops, 4);
2637     } else {
2638       unsigned Opc = ((Subtarget->isThumb() && Subtarget->hasThumb2()) ?
2639                       ARM::t2ADDri : ARM::ADDri);
2640       SDValue Ops[] = { TFI, CurDAG->getTargetConstant(0, MVT::i32),
2641                         getAL(CurDAG), CurDAG->getRegister(0, MVT::i32),
2642                         CurDAG->getRegister(0, MVT::i32) };
2643       return CurDAG->SelectNodeTo(N, Opc, MVT::i32, Ops, 5);
2644     }
2645   }
2646   case ISD::SRL:
2647     if (SDNode *I = SelectV6T2BitfieldExtractOp(N, false))
2648       return I;
2649     break;
2650   case ISD::SRA:
2651     if (SDNode *I = SelectV6T2BitfieldExtractOp(N, true))
2652       return I;
2653     break;
2654   case ISD::MUL:
2655     if (Subtarget->isThumb1Only())
2656       break;
2657     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(N->getOperand(1))) {
2658       unsigned RHSV = C->getZExtValue();
2659       if (!RHSV) break;
2660       if (isPowerOf2_32(RHSV-1)) {  // 2^n+1?
2661         unsigned ShImm = Log2_32(RHSV-1);
2662         if (ShImm >= 32)
2663           break;
2664         SDValue V = N->getOperand(0);
2665         ShImm = ARM_AM::getSORegOpc(ARM_AM::lsl, ShImm);
2666         SDValue ShImmOp = CurDAG->getTargetConstant(ShImm, MVT::i32);
2667         SDValue Reg0 = CurDAG->getRegister(0, MVT::i32);
2668         if (Subtarget->isThumb()) {
2669           SDValue Ops[] = { V, V, ShImmOp, getAL(CurDAG), Reg0, Reg0 };
2670           return CurDAG->SelectNodeTo(N, ARM::t2ADDrs, MVT::i32, Ops, 6);
2671         } else {
2672           SDValue Ops[] = { V, V, Reg0, ShImmOp, getAL(CurDAG), Reg0, Reg0 };
2673           return CurDAG->SelectNodeTo(N, ARM::ADDrsi, MVT::i32, Ops, 7);
2674         }
2675       }
2676       if (isPowerOf2_32(RHSV+1)) {  // 2^n-1?
2677         unsigned ShImm = Log2_32(RHSV+1);
2678         if (ShImm >= 32)
2679           break;
2680         SDValue V = N->getOperand(0);
2681         ShImm = ARM_AM::getSORegOpc(ARM_AM::lsl, ShImm);
2682         SDValue ShImmOp = CurDAG->getTargetConstant(ShImm, MVT::i32);
2683         SDValue Reg0 = CurDAG->getRegister(0, MVT::i32);
2684         if (Subtarget->isThumb()) {
2685           SDValue Ops[] = { V, V, ShImmOp, getAL(CurDAG), Reg0, Reg0 };
2686           return CurDAG->SelectNodeTo(N, ARM::t2RSBrs, MVT::i32, Ops, 6);
2687         } else {
2688           SDValue Ops[] = { V, V, Reg0, ShImmOp, getAL(CurDAG), Reg0, Reg0 };
2689           return CurDAG->SelectNodeTo(N, ARM::RSBrsi, MVT::i32, Ops, 7);
2690         }
2691       }
2692     }
2693     break;
2694   case ISD::AND: {
2695     // Check for unsigned bitfield extract
2696     if (SDNode *I = SelectV6T2BitfieldExtractOp(N, false))
2697       return I;
2698
2699     // (and (or x, c2), c1) and top 16-bits of c1 and c2 match, lower 16-bits
2700     // of c1 are 0xffff, and lower 16-bit of c2 are 0. That is, the top 16-bits
2701     // are entirely contributed by c2 and lower 16-bits are entirely contributed
2702     // by x. That's equal to (or (and x, 0xffff), (and c1, 0xffff0000)).
2703     // Select it to: "movt x, ((c1 & 0xffff) >> 16)
2704     EVT VT = N->getValueType(0);
2705     if (VT != MVT::i32)
2706       break;
2707     unsigned Opc = (Subtarget->isThumb() && Subtarget->hasThumb2())
2708       ? ARM::t2MOVTi16
2709       : (Subtarget->hasV6T2Ops() ? ARM::MOVTi16 : 0);
2710     if (!Opc)
2711       break;
2712     SDValue N0 = N->getOperand(0), N1 = N->getOperand(1);
2713     ConstantSDNode *N1C = dyn_cast<ConstantSDNode>(N1);
2714     if (!N1C)
2715       break;
2716     if (N0.getOpcode() == ISD::OR && N0.getNode()->hasOneUse()) {
2717       SDValue N2 = N0.getOperand(1);
2718       ConstantSDNode *N2C = dyn_cast<ConstantSDNode>(N2);
2719       if (!N2C)
2720         break;
2721       unsigned N1CVal = N1C->getZExtValue();
2722       unsigned N2CVal = N2C->getZExtValue();
2723       if ((N1CVal & 0xffff0000U) == (N2CVal & 0xffff0000U) &&
2724           (N1CVal & 0xffffU) == 0xffffU &&
2725           (N2CVal & 0xffffU) == 0x0U) {
2726         SDValue Imm16 = CurDAG->getTargetConstant((N2CVal & 0xFFFF0000U) >> 16,
2727                                                   MVT::i32);
2728         SDValue Ops[] = { N0.getOperand(0), Imm16,
2729                           getAL(CurDAG), CurDAG->getRegister(0, MVT::i32) };
2730         return CurDAG->getMachineNode(Opc, dl, VT, Ops, 4);
2731       }
2732     }
2733     break;
2734   }
2735   case ARMISD::VMOVRRD:
2736     return CurDAG->getMachineNode(ARM::VMOVRRD, dl, MVT::i32, MVT::i32,
2737                                   N->getOperand(0), getAL(CurDAG),
2738                                   CurDAG->getRegister(0, MVT::i32));
2739   case ISD::UMUL_LOHI: {
2740     if (Subtarget->isThumb1Only())
2741       break;
2742     if (Subtarget->isThumb()) {
2743       SDValue Ops[] = { N->getOperand(0), N->getOperand(1),
2744                         getAL(CurDAG), CurDAG->getRegister(0, MVT::i32),
2745                         CurDAG->getRegister(0, MVT::i32) };
2746       return CurDAG->getMachineNode(ARM::t2UMULL, dl, MVT::i32, MVT::i32,Ops,4);
2747     } else {
2748       SDValue Ops[] = { N->getOperand(0), N->getOperand(1),
2749                         getAL(CurDAG), CurDAG->getRegister(0, MVT::i32),
2750                         CurDAG->getRegister(0, MVT::i32) };
2751       return CurDAG->getMachineNode(Subtarget->hasV6Ops() ?
2752                                     ARM::UMULL : ARM::UMULLv5,
2753                                     dl, MVT::i32, MVT::i32, Ops, 5);
2754     }
2755   }
2756   case ISD::SMUL_LOHI: {
2757     if (Subtarget->isThumb1Only())
2758       break;
2759     if (Subtarget->isThumb()) {
2760       SDValue Ops[] = { N->getOperand(0), N->getOperand(1),
2761                         getAL(CurDAG), CurDAG->getRegister(0, MVT::i32) };
2762       return CurDAG->getMachineNode(ARM::t2SMULL, dl, MVT::i32, MVT::i32,Ops,4);
2763     } else {
2764       SDValue Ops[] = { N->getOperand(0), N->getOperand(1),
2765                         getAL(CurDAG), CurDAG->getRegister(0, MVT::i32),
2766                         CurDAG->getRegister(0, MVT::i32) };
2767       return CurDAG->getMachineNode(Subtarget->hasV6Ops() ?
2768                                     ARM::SMULL : ARM::SMULLv5,
2769                                     dl, MVT::i32, MVT::i32, Ops, 5);
2770     }
2771   }
2772   case ISD::LOAD: {
2773     SDNode *ResNode = 0;
2774     if (Subtarget->isThumb() && Subtarget->hasThumb2())
2775       ResNode = SelectT2IndexedLoad(N);
2776     else
2777       ResNode = SelectARMIndexedLoad(N);
2778     if (ResNode)
2779       return ResNode;
2780     // Other cases are autogenerated.
2781     break;
2782   }
2783   case ARMISD::BRCOND: {
2784     // Pattern: (ARMbrcond:void (bb:Other):$dst, (imm:i32):$cc)
2785     // Emits: (Bcc:void (bb:Other):$dst, (imm:i32):$cc)
2786     // Pattern complexity = 6  cost = 1  size = 0
2787
2788     // Pattern: (ARMbrcond:void (bb:Other):$dst, (imm:i32):$cc)
2789     // Emits: (tBcc:void (bb:Other):$dst, (imm:i32):$cc)
2790     // Pattern complexity = 6  cost = 1  size = 0
2791
2792     // Pattern: (ARMbrcond:void (bb:Other):$dst, (imm:i32):$cc)
2793     // Emits: (t2Bcc:void (bb:Other):$dst, (imm:i32):$cc)
2794     // Pattern complexity = 6  cost = 1  size = 0
2795
2796     unsigned Opc = Subtarget->isThumb() ?
2797       ((Subtarget->hasThumb2()) ? ARM::t2Bcc : ARM::tBcc) : ARM::Bcc;
2798     SDValue Chain = N->getOperand(0);
2799     SDValue N1 = N->getOperand(1);
2800     SDValue N2 = N->getOperand(2);
2801     SDValue N3 = N->getOperand(3);
2802     SDValue InFlag = N->getOperand(4);
2803     assert(N1.getOpcode() == ISD::BasicBlock);
2804     assert(N2.getOpcode() == ISD::Constant);
2805     assert(N3.getOpcode() == ISD::Register);
2806
2807     SDValue Tmp2 = CurDAG->getTargetConstant(((unsigned)
2808                                cast<ConstantSDNode>(N2)->getZExtValue()),
2809                                MVT::i32);
2810     SDValue Ops[] = { N1, Tmp2, N3, Chain, InFlag };
2811     SDNode *ResNode = CurDAG->getMachineNode(Opc, dl, MVT::Other,
2812                                              MVT::Glue, Ops, 5);
2813     Chain = SDValue(ResNode, 0);
2814     if (N->getNumValues() == 2) {
2815       InFlag = SDValue(ResNode, 1);
2816       ReplaceUses(SDValue(N, 1), InFlag);
2817     }
2818     ReplaceUses(SDValue(N, 0),
2819                 SDValue(Chain.getNode(), Chain.getResNo()));
2820     return NULL;
2821   }
2822   case ARMISD::CMOV:
2823     return SelectCMOVOp(N);
2824   case ARMISD::CAND:
2825   case ARMISD::COR:
2826   case ARMISD::CXOR:
2827     return SelectConditionalOp(N);
2828   case ARMISD::VZIP: {
2829     unsigned Opc = 0;
2830     EVT VT = N->getValueType(0);
2831     switch (VT.getSimpleVT().SimpleTy) {
2832     default: return NULL;
2833     case MVT::v8i8:  Opc = ARM::VZIPd8; break;
2834     case MVT::v4i16: Opc = ARM::VZIPd16; break;
2835     case MVT::v2f32:
2836     case MVT::v2i32: Opc = ARM::VZIPd32; break;
2837     case MVT::v16i8: Opc = ARM::VZIPq8; break;
2838     case MVT::v8i16: Opc = ARM::VZIPq16; break;
2839     case MVT::v4f32:
2840     case MVT::v4i32: Opc = ARM::VZIPq32; break;
2841     }
2842     SDValue Pred = getAL(CurDAG);
2843     SDValue PredReg = CurDAG->getRegister(0, MVT::i32);
2844     SDValue Ops[] = { N->getOperand(0), N->getOperand(1), Pred, PredReg };
2845     return CurDAG->getMachineNode(Opc, dl, VT, VT, Ops, 4);
2846   }
2847   case ARMISD::VUZP: {
2848     unsigned Opc = 0;
2849     EVT VT = N->getValueType(0);
2850     switch (VT.getSimpleVT().SimpleTy) {
2851     default: return NULL;
2852     case MVT::v8i8:  Opc = ARM::VUZPd8; break;
2853     case MVT::v4i16: Opc = ARM::VUZPd16; break;
2854     case MVT::v2f32:
2855     case MVT::v2i32: Opc = ARM::VUZPd32; break;
2856     case MVT::v16i8: Opc = ARM::VUZPq8; break;
2857     case MVT::v8i16: Opc = ARM::VUZPq16; break;
2858     case MVT::v4f32:
2859     case MVT::v4i32: Opc = ARM::VUZPq32; break;
2860     }
2861     SDValue Pred = getAL(CurDAG);
2862     SDValue PredReg = CurDAG->getRegister(0, MVT::i32);
2863     SDValue Ops[] = { N->getOperand(0), N->getOperand(1), Pred, PredReg };
2864     return CurDAG->getMachineNode(Opc, dl, VT, VT, Ops, 4);
2865   }
2866   case ARMISD::VTRN: {
2867     unsigned Opc = 0;
2868     EVT VT = N->getValueType(0);
2869     switch (VT.getSimpleVT().SimpleTy) {
2870     default: return NULL;
2871     case MVT::v8i8:  Opc = ARM::VTRNd8; break;
2872     case MVT::v4i16: Opc = ARM::VTRNd16; break;
2873     case MVT::v2f32:
2874     case MVT::v2i32: Opc = ARM::VTRNd32; break;
2875     case MVT::v16i8: Opc = ARM::VTRNq8; break;
2876     case MVT::v8i16: Opc = ARM::VTRNq16; break;
2877     case MVT::v4f32:
2878     case MVT::v4i32: Opc = ARM::VTRNq32; break;
2879     }
2880     SDValue Pred = getAL(CurDAG);
2881     SDValue PredReg = CurDAG->getRegister(0, MVT::i32);
2882     SDValue Ops[] = { N->getOperand(0), N->getOperand(1), Pred, PredReg };
2883     return CurDAG->getMachineNode(Opc, dl, VT, VT, Ops, 4);
2884   }
2885   case ARMISD::BUILD_VECTOR: {
2886     EVT VecVT = N->getValueType(0);
2887     EVT EltVT = VecVT.getVectorElementType();
2888     unsigned NumElts = VecVT.getVectorNumElements();
2889     if (EltVT == MVT::f64) {
2890       assert(NumElts == 2 && "unexpected type for BUILD_VECTOR");
2891       return PairDRegs(VecVT, N->getOperand(0), N->getOperand(1));
2892     }
2893     assert(EltVT == MVT::f32 && "unexpected type for BUILD_VECTOR");
2894     if (NumElts == 2)
2895       return PairSRegs(VecVT, N->getOperand(0), N->getOperand(1));
2896     assert(NumElts == 4 && "unexpected type for BUILD_VECTOR");
2897     return QuadSRegs(VecVT, N->getOperand(0), N->getOperand(1),
2898                      N->getOperand(2), N->getOperand(3));
2899   }
2900
2901   case ARMISD::VLD2DUP: {
2902     unsigned Opcodes[] = { ARM::VLD2DUPd8Pseudo, ARM::VLD2DUPd16Pseudo,
2903                            ARM::VLD2DUPd32Pseudo };
2904     return SelectVLDDup(N, false, 2, Opcodes);
2905   }
2906
2907   case ARMISD::VLD3DUP: {
2908     unsigned Opcodes[] = { ARM::VLD3DUPd8Pseudo, ARM::VLD3DUPd16Pseudo,
2909                            ARM::VLD3DUPd32Pseudo };
2910     return SelectVLDDup(N, false, 3, Opcodes);
2911   }
2912
2913   case ARMISD::VLD4DUP: {
2914     unsigned Opcodes[] = { ARM::VLD4DUPd8Pseudo, ARM::VLD4DUPd16Pseudo,
2915                            ARM::VLD4DUPd32Pseudo };
2916     return SelectVLDDup(N, false, 4, Opcodes);
2917   }
2918
2919   case ARMISD::VLD2DUP_UPD: {
2920     unsigned Opcodes[] = { ARM::VLD2DUPd8PseudoWB_fixed,
2921                            ARM::VLD2DUPd16PseudoWB_fixed,
2922                            ARM::VLD2DUPd32PseudoWB_fixed };
2923     return SelectVLDDup(N, true, 2, Opcodes);
2924   }
2925
2926   case ARMISD::VLD3DUP_UPD: {
2927     unsigned Opcodes[] = { ARM::VLD3DUPd8Pseudo_UPD, ARM::VLD3DUPd16Pseudo_UPD,
2928                            ARM::VLD3DUPd32Pseudo_UPD };
2929     return SelectVLDDup(N, true, 3, Opcodes);
2930   }
2931
2932   case ARMISD::VLD4DUP_UPD: {
2933     unsigned Opcodes[] = { ARM::VLD4DUPd8Pseudo_UPD, ARM::VLD4DUPd16Pseudo_UPD,
2934                            ARM::VLD4DUPd32Pseudo_UPD };
2935     return SelectVLDDup(N, true, 4, Opcodes);
2936   }
2937
2938   case ARMISD::VLD1_UPD: {
2939     unsigned DOpcodes[] = { ARM::VLD1d8wb_fixed, ARM::VLD1d16wb_fixed,
2940                             ARM::VLD1d32wb_fixed, ARM::VLD1d64wb_fixed };
2941     unsigned QOpcodes[] = { ARM::VLD1q8PseudoWB_fixed,
2942                             ARM::VLD1q16PseudoWB_fixed,
2943                             ARM::VLD1q32PseudoWB_fixed,
2944                             ARM::VLD1q64PseudoWB_fixed };
2945     return SelectVLD(N, true, 1, DOpcodes, QOpcodes, 0);
2946   }
2947
2948   case ARMISD::VLD2_UPD: {
2949     unsigned DOpcodes[] = { ARM::VLD2d8PseudoWB_fixed,
2950                             ARM::VLD2d16PseudoWB_fixed,
2951                             ARM::VLD2d32PseudoWB_fixed,
2952                             ARM::VLD1q64PseudoWB_fixed};
2953     unsigned QOpcodes[] = { ARM::VLD2q8PseudoWB_fixed,
2954                             ARM::VLD2q16PseudoWB_fixed,
2955                             ARM::VLD2q32PseudoWB_fixed };
2956     return SelectVLD(N, true, 2, DOpcodes, QOpcodes, 0);
2957   }
2958
2959   case ARMISD::VLD3_UPD: {
2960     unsigned DOpcodes[] = { ARM::VLD3d8Pseudo_UPD, ARM::VLD3d16Pseudo_UPD,
2961                             ARM::VLD3d32Pseudo_UPD, ARM::VLD1q64PseudoWB_fixed};
2962     unsigned QOpcodes0[] = { ARM::VLD3q8Pseudo_UPD,
2963                              ARM::VLD3q16Pseudo_UPD,
2964                              ARM::VLD3q32Pseudo_UPD };
2965     unsigned QOpcodes1[] = { ARM::VLD3q8oddPseudo_UPD,
2966                              ARM::VLD3q16oddPseudo_UPD,
2967                              ARM::VLD3q32oddPseudo_UPD };
2968     return SelectVLD(N, true, 3, DOpcodes, QOpcodes0, QOpcodes1);
2969   }
2970
2971   case ARMISD::VLD4_UPD: {
2972     unsigned DOpcodes[] = { ARM::VLD4d8Pseudo_UPD, ARM::VLD4d16Pseudo_UPD,
2973                             ARM::VLD4d32Pseudo_UPD, ARM::VLD1q64PseudoWB_fixed};
2974     unsigned QOpcodes0[] = { ARM::VLD4q8Pseudo_UPD,
2975                              ARM::VLD4q16Pseudo_UPD,
2976                              ARM::VLD4q32Pseudo_UPD };
2977     unsigned QOpcodes1[] = { ARM::VLD4q8oddPseudo_UPD,
2978                              ARM::VLD4q16oddPseudo_UPD,
2979                              ARM::VLD4q32oddPseudo_UPD };
2980     return SelectVLD(N, true, 4, DOpcodes, QOpcodes0, QOpcodes1);
2981   }
2982
2983   case ARMISD::VLD2LN_UPD: {
2984     unsigned DOpcodes[] = { ARM::VLD2LNd8Pseudo_UPD, ARM::VLD2LNd16Pseudo_UPD,
2985                             ARM::VLD2LNd32Pseudo_UPD };
2986     unsigned QOpcodes[] = { ARM::VLD2LNq16Pseudo_UPD,
2987                             ARM::VLD2LNq32Pseudo_UPD };
2988     return SelectVLDSTLane(N, true, true, 2, DOpcodes, QOpcodes);
2989   }
2990
2991   case ARMISD::VLD3LN_UPD: {
2992     unsigned DOpcodes[] = { ARM::VLD3LNd8Pseudo_UPD, ARM::VLD3LNd16Pseudo_UPD,
2993                             ARM::VLD3LNd32Pseudo_UPD };
2994     unsigned QOpcodes[] = { ARM::VLD3LNq16Pseudo_UPD,
2995                             ARM::VLD3LNq32Pseudo_UPD };
2996     return SelectVLDSTLane(N, true, true, 3, DOpcodes, QOpcodes);
2997   }
2998
2999   case ARMISD::VLD4LN_UPD: {
3000     unsigned DOpcodes[] = { ARM::VLD4LNd8Pseudo_UPD, ARM::VLD4LNd16Pseudo_UPD,
3001                             ARM::VLD4LNd32Pseudo_UPD };
3002     unsigned QOpcodes[] = { ARM::VLD4LNq16Pseudo_UPD,
3003                             ARM::VLD4LNq32Pseudo_UPD };
3004     return SelectVLDSTLane(N, true, true, 4, DOpcodes, QOpcodes);
3005   }
3006
3007   case ARMISD::VST1_UPD: {
3008     unsigned DOpcodes[] = { ARM::VST1d8wb_fixed, ARM::VST1d16wb_fixed,
3009                             ARM::VST1d32wb_fixed, ARM::VST1d64wb_fixed };
3010     unsigned QOpcodes[] = { ARM::VST1q8PseudoWB_fixed,
3011                             ARM::VST1q16PseudoWB_fixed,
3012                             ARM::VST1q32PseudoWB_fixed,
3013                             ARM::VST1q64PseudoWB_fixed };
3014     return SelectVST(N, true, 1, DOpcodes, QOpcodes, 0);
3015   }
3016
3017   case ARMISD::VST2_UPD: {
3018     unsigned DOpcodes[] = { ARM::VST2d8PseudoWB_fixed,
3019                             ARM::VST2d16PseudoWB_fixed,
3020                             ARM::VST2d32PseudoWB_fixed,
3021                             ARM::VST1q64PseudoWB_fixed};
3022     unsigned QOpcodes[] = { ARM::VST2q8PseudoWB_fixed,
3023                             ARM::VST2q16PseudoWB_fixed,
3024                             ARM::VST2q32PseudoWB_fixed };
3025     return SelectVST(N, true, 2, DOpcodes, QOpcodes, 0);
3026   }
3027
3028   case ARMISD::VST3_UPD: {
3029     unsigned DOpcodes[] = { ARM::VST3d8Pseudo_UPD, ARM::VST3d16Pseudo_UPD,
3030                             ARM::VST3d32Pseudo_UPD,ARM::VST1d64TPseudoWB_fixed};
3031     unsigned QOpcodes0[] = { ARM::VST3q8Pseudo_UPD,
3032                              ARM::VST3q16Pseudo_UPD,
3033                              ARM::VST3q32Pseudo_UPD };
3034     unsigned QOpcodes1[] = { ARM::VST3q8oddPseudo_UPD,
3035                              ARM::VST3q16oddPseudo_UPD,
3036                              ARM::VST3q32oddPseudo_UPD };
3037     return SelectVST(N, true, 3, DOpcodes, QOpcodes0, QOpcodes1);
3038   }
3039
3040   case ARMISD::VST4_UPD: {
3041     unsigned DOpcodes[] = { ARM::VST4d8Pseudo_UPD, ARM::VST4d16Pseudo_UPD,
3042                             ARM::VST4d32Pseudo_UPD,ARM::VST1d64QPseudoWB_fixed};
3043     unsigned QOpcodes0[] = { ARM::VST4q8Pseudo_UPD,
3044                              ARM::VST4q16Pseudo_UPD,
3045                              ARM::VST4q32Pseudo_UPD };
3046     unsigned QOpcodes1[] = { ARM::VST4q8oddPseudo_UPD,
3047                              ARM::VST4q16oddPseudo_UPD,
3048                              ARM::VST4q32oddPseudo_UPD };
3049     return SelectVST(N, true, 4, DOpcodes, QOpcodes0, QOpcodes1);
3050   }
3051
3052   case ARMISD::VST2LN_UPD: {
3053     unsigned DOpcodes[] = { ARM::VST2LNd8Pseudo_UPD, ARM::VST2LNd16Pseudo_UPD,
3054                             ARM::VST2LNd32Pseudo_UPD };
3055     unsigned QOpcodes[] = { ARM::VST2LNq16Pseudo_UPD,
3056                             ARM::VST2LNq32Pseudo_UPD };
3057     return SelectVLDSTLane(N, false, true, 2, DOpcodes, QOpcodes);
3058   }
3059
3060   case ARMISD::VST3LN_UPD: {
3061     unsigned DOpcodes[] = { ARM::VST3LNd8Pseudo_UPD, ARM::VST3LNd16Pseudo_UPD,
3062                             ARM::VST3LNd32Pseudo_UPD };
3063     unsigned QOpcodes[] = { ARM::VST3LNq16Pseudo_UPD,
3064                             ARM::VST3LNq32Pseudo_UPD };
3065     return SelectVLDSTLane(N, false, true, 3, DOpcodes, QOpcodes);
3066   }
3067
3068   case ARMISD::VST4LN_UPD: {
3069     unsigned DOpcodes[] = { ARM::VST4LNd8Pseudo_UPD, ARM::VST4LNd16Pseudo_UPD,
3070                             ARM::VST4LNd32Pseudo_UPD };
3071     unsigned QOpcodes[] = { ARM::VST4LNq16Pseudo_UPD,
3072                             ARM::VST4LNq32Pseudo_UPD };
3073     return SelectVLDSTLane(N, false, true, 4, DOpcodes, QOpcodes);
3074   }
3075
3076   case ISD::INTRINSIC_VOID:
3077   case ISD::INTRINSIC_W_CHAIN: {
3078     unsigned IntNo = cast<ConstantSDNode>(N->getOperand(1))->getZExtValue();
3079     switch (IntNo) {
3080     default:
3081       break;
3082
3083     case Intrinsic::arm_ldrexd: {
3084       SDValue MemAddr = N->getOperand(2);
3085       DebugLoc dl = N->getDebugLoc();
3086       SDValue Chain = N->getOperand(0);
3087
3088       unsigned NewOpc = ARM::LDREXD;
3089       if (Subtarget->isThumb() && Subtarget->hasThumb2())
3090         NewOpc = ARM::t2LDREXD;
3091
3092       // arm_ldrexd returns a i64 value in {i32, i32}
3093       std::vector<EVT> ResTys;
3094       ResTys.push_back(MVT::i32);
3095       ResTys.push_back(MVT::i32);
3096       ResTys.push_back(MVT::Other);
3097
3098       // place arguments in the right order
3099       SmallVector<SDValue, 7> Ops;
3100       Ops.push_back(MemAddr);
3101       Ops.push_back(getAL(CurDAG));
3102       Ops.push_back(CurDAG->getRegister(0, MVT::i32));
3103       Ops.push_back(Chain);
3104       SDNode *Ld = CurDAG->getMachineNode(NewOpc, dl, ResTys, Ops.data(),
3105                                           Ops.size());
3106       // Transfer memoperands.
3107       MachineSDNode::mmo_iterator MemOp = MF->allocateMemRefsArray(1);
3108       MemOp[0] = cast<MemIntrinsicSDNode>(N)->getMemOperand();
3109       cast<MachineSDNode>(Ld)->setMemRefs(MemOp, MemOp + 1);
3110
3111       // Until there's support for specifing explicit register constraints
3112       // like the use of even/odd register pair, hardcode ldrexd to always
3113       // use the pair [R0, R1] to hold the load result.
3114       Chain = CurDAG->getCopyToReg(CurDAG->getEntryNode(), dl, ARM::R0,
3115                                    SDValue(Ld, 0), SDValue(0,0));
3116       Chain = CurDAG->getCopyToReg(Chain, dl, ARM::R1,
3117                                    SDValue(Ld, 1), Chain.getValue(1));
3118
3119       // Remap uses.
3120       SDValue Glue = Chain.getValue(1);
3121       if (!SDValue(N, 0).use_empty()) {
3122         SDValue Result = CurDAG->getCopyFromReg(CurDAG->getEntryNode(), dl,
3123                                                 ARM::R0, MVT::i32, Glue);
3124         Glue = Result.getValue(2);
3125         ReplaceUses(SDValue(N, 0), Result);
3126       }
3127       if (!SDValue(N, 1).use_empty()) {
3128         SDValue Result = CurDAG->getCopyFromReg(CurDAG->getEntryNode(), dl,
3129                                                 ARM::R1, MVT::i32, Glue);
3130         Glue = Result.getValue(2);
3131         ReplaceUses(SDValue(N, 1), Result);
3132       }
3133
3134       ReplaceUses(SDValue(N, 2), SDValue(Ld, 2));
3135       return NULL;
3136     }
3137
3138     case Intrinsic::arm_strexd: {
3139       DebugLoc dl = N->getDebugLoc();
3140       SDValue Chain = N->getOperand(0);
3141       SDValue Val0 = N->getOperand(2);
3142       SDValue Val1 = N->getOperand(3);
3143       SDValue MemAddr = N->getOperand(4);
3144
3145       // Until there's support for specifing explicit register constraints
3146       // like the use of even/odd register pair, hardcode strexd to always
3147       // use the pair [R2, R3] to hold the i64 (i32, i32) value to be stored.
3148       Chain = CurDAG->getCopyToReg(CurDAG->getEntryNode(), dl, ARM::R2, Val0,
3149                                    SDValue(0, 0));
3150       Chain = CurDAG->getCopyToReg(Chain, dl, ARM::R3, Val1, Chain.getValue(1));
3151
3152       SDValue Glue = Chain.getValue(1);
3153       Val0 = CurDAG->getCopyFromReg(CurDAG->getEntryNode(), dl,
3154                                     ARM::R2, MVT::i32, Glue);
3155       Glue = Val0.getValue(1);
3156       Val1 = CurDAG->getCopyFromReg(CurDAG->getEntryNode(), dl,
3157                                     ARM::R3, MVT::i32, Glue);
3158
3159       // Store exclusive double return a i32 value which is the return status
3160       // of the issued store.
3161       std::vector<EVT> ResTys;
3162       ResTys.push_back(MVT::i32);
3163       ResTys.push_back(MVT::Other);
3164
3165       // place arguments in the right order
3166       SmallVector<SDValue, 7> Ops;
3167       Ops.push_back(Val0);
3168       Ops.push_back(Val1);
3169       Ops.push_back(MemAddr);
3170       Ops.push_back(getAL(CurDAG));
3171       Ops.push_back(CurDAG->getRegister(0, MVT::i32));
3172       Ops.push_back(Chain);
3173
3174       unsigned NewOpc = ARM::STREXD;
3175       if (Subtarget->isThumb() && Subtarget->hasThumb2())
3176         NewOpc = ARM::t2STREXD;
3177
3178       SDNode *St = CurDAG->getMachineNode(NewOpc, dl, ResTys, Ops.data(),
3179                                           Ops.size());
3180       // Transfer memoperands.
3181       MachineSDNode::mmo_iterator MemOp = MF->allocateMemRefsArray(1);
3182       MemOp[0] = cast<MemIntrinsicSDNode>(N)->getMemOperand();
3183       cast<MachineSDNode>(St)->setMemRefs(MemOp, MemOp + 1);
3184
3185       return St;
3186     }
3187
3188     case Intrinsic::arm_neon_vld1: {
3189       unsigned DOpcodes[] = { ARM::VLD1d8, ARM::VLD1d16,
3190                               ARM::VLD1d32, ARM::VLD1d64 };
3191       unsigned QOpcodes[] = { ARM::VLD1q8Pseudo, ARM::VLD1q16Pseudo,
3192                               ARM::VLD1q32Pseudo, ARM::VLD1q64Pseudo };
3193       return SelectVLD(N, false, 1, DOpcodes, QOpcodes, 0);
3194     }
3195
3196     case Intrinsic::arm_neon_vld2: {
3197       unsigned DOpcodes[] = { ARM::VLD2d8Pseudo, ARM::VLD2d16Pseudo,
3198                               ARM::VLD2d32Pseudo, ARM::VLD1q64Pseudo };
3199       unsigned QOpcodes[] = { ARM::VLD2q8Pseudo, ARM::VLD2q16Pseudo,
3200                               ARM::VLD2q32Pseudo };
3201       return SelectVLD(N, false, 2, DOpcodes, QOpcodes, 0);
3202     }
3203
3204     case Intrinsic::arm_neon_vld3: {
3205       unsigned DOpcodes[] = { ARM::VLD3d8Pseudo, ARM::VLD3d16Pseudo,
3206                               ARM::VLD3d32Pseudo, ARM::VLD1d64TPseudo };
3207       unsigned QOpcodes0[] = { ARM::VLD3q8Pseudo_UPD,
3208                                ARM::VLD3q16Pseudo_UPD,
3209                                ARM::VLD3q32Pseudo_UPD };
3210       unsigned QOpcodes1[] = { ARM::VLD3q8oddPseudo,
3211                                ARM::VLD3q16oddPseudo,
3212                                ARM::VLD3q32oddPseudo };
3213       return SelectVLD(N, false, 3, DOpcodes, QOpcodes0, QOpcodes1);
3214     }
3215
3216     case Intrinsic::arm_neon_vld4: {
3217       unsigned DOpcodes[] = { ARM::VLD4d8Pseudo, ARM::VLD4d16Pseudo,
3218                               ARM::VLD4d32Pseudo, ARM::VLD1d64QPseudo };
3219       unsigned QOpcodes0[] = { ARM::VLD4q8Pseudo_UPD,
3220                                ARM::VLD4q16Pseudo_UPD,
3221                                ARM::VLD4q32Pseudo_UPD };
3222       unsigned QOpcodes1[] = { ARM::VLD4q8oddPseudo,
3223                                ARM::VLD4q16oddPseudo,
3224                                ARM::VLD4q32oddPseudo };
3225       return SelectVLD(N, false, 4, DOpcodes, QOpcodes0, QOpcodes1);
3226     }
3227
3228     case Intrinsic::arm_neon_vld2lane: {
3229       unsigned DOpcodes[] = { ARM::VLD2LNd8Pseudo, ARM::VLD2LNd16Pseudo,
3230                               ARM::VLD2LNd32Pseudo };
3231       unsigned QOpcodes[] = { ARM::VLD2LNq16Pseudo, ARM::VLD2LNq32Pseudo };
3232       return SelectVLDSTLane(N, true, false, 2, DOpcodes, QOpcodes);
3233     }
3234
3235     case Intrinsic::arm_neon_vld3lane: {
3236       unsigned DOpcodes[] = { ARM::VLD3LNd8Pseudo, ARM::VLD3LNd16Pseudo,
3237                               ARM::VLD3LNd32Pseudo };
3238       unsigned QOpcodes[] = { ARM::VLD3LNq16Pseudo, ARM::VLD3LNq32Pseudo };
3239       return SelectVLDSTLane(N, true, false, 3, DOpcodes, QOpcodes);
3240     }
3241
3242     case Intrinsic::arm_neon_vld4lane: {
3243       unsigned DOpcodes[] = { ARM::VLD4LNd8Pseudo, ARM::VLD4LNd16Pseudo,
3244                               ARM::VLD4LNd32Pseudo };
3245       unsigned QOpcodes[] = { ARM::VLD4LNq16Pseudo, ARM::VLD4LNq32Pseudo };
3246       return SelectVLDSTLane(N, true, false, 4, DOpcodes, QOpcodes);
3247     }
3248
3249     case Intrinsic::arm_neon_vst1: {
3250       unsigned DOpcodes[] = { ARM::VST1d8, ARM::VST1d16,
3251                               ARM::VST1d32, ARM::VST1d64 };
3252       unsigned QOpcodes[] = { ARM::VST1q8Pseudo, ARM::VST1q16Pseudo,
3253                               ARM::VST1q32Pseudo, ARM::VST1q64Pseudo };
3254       return SelectVST(N, false, 1, DOpcodes, QOpcodes, 0);
3255     }
3256
3257     case Intrinsic::arm_neon_vst2: {
3258       unsigned DOpcodes[] = { ARM::VST2d8Pseudo, ARM::VST2d16Pseudo,
3259                               ARM::VST2d32Pseudo, ARM::VST1q64Pseudo };
3260       unsigned QOpcodes[] = { ARM::VST2q8Pseudo, ARM::VST2q16Pseudo,
3261                               ARM::VST2q32Pseudo };
3262       return SelectVST(N, false, 2, DOpcodes, QOpcodes, 0);
3263     }
3264
3265     case Intrinsic::arm_neon_vst3: {
3266       unsigned DOpcodes[] = { ARM::VST3d8Pseudo, ARM::VST3d16Pseudo,
3267                               ARM::VST3d32Pseudo, ARM::VST1d64TPseudo };
3268       unsigned QOpcodes0[] = { ARM::VST3q8Pseudo_UPD,
3269                                ARM::VST3q16Pseudo_UPD,
3270                                ARM::VST3q32Pseudo_UPD };
3271       unsigned QOpcodes1[] = { ARM::VST3q8oddPseudo,
3272                                ARM::VST3q16oddPseudo,
3273                                ARM::VST3q32oddPseudo };
3274       return SelectVST(N, false, 3, DOpcodes, QOpcodes0, QOpcodes1);
3275     }
3276
3277     case Intrinsic::arm_neon_vst4: {
3278       unsigned DOpcodes[] = { ARM::VST4d8Pseudo, ARM::VST4d16Pseudo,
3279                               ARM::VST4d32Pseudo, ARM::VST1d64QPseudo };
3280       unsigned QOpcodes0[] = { ARM::VST4q8Pseudo_UPD,
3281                                ARM::VST4q16Pseudo_UPD,
3282                                ARM::VST4q32Pseudo_UPD };
3283       unsigned QOpcodes1[] = { ARM::VST4q8oddPseudo,
3284                                ARM::VST4q16oddPseudo,
3285                                ARM::VST4q32oddPseudo };
3286       return SelectVST(N, false, 4, DOpcodes, QOpcodes0, QOpcodes1);
3287     }
3288
3289     case Intrinsic::arm_neon_vst2lane: {
3290       unsigned DOpcodes[] = { ARM::VST2LNd8Pseudo, ARM::VST2LNd16Pseudo,
3291                               ARM::VST2LNd32Pseudo };
3292       unsigned QOpcodes[] = { ARM::VST2LNq16Pseudo, ARM::VST2LNq32Pseudo };
3293       return SelectVLDSTLane(N, false, false, 2, DOpcodes, QOpcodes);
3294     }
3295
3296     case Intrinsic::arm_neon_vst3lane: {
3297       unsigned DOpcodes[] = { ARM::VST3LNd8Pseudo, ARM::VST3LNd16Pseudo,
3298                               ARM::VST3LNd32Pseudo };
3299       unsigned QOpcodes[] = { ARM::VST3LNq16Pseudo, ARM::VST3LNq32Pseudo };
3300       return SelectVLDSTLane(N, false, false, 3, DOpcodes, QOpcodes);
3301     }
3302
3303     case Intrinsic::arm_neon_vst4lane: {
3304       unsigned DOpcodes[] = { ARM::VST4LNd8Pseudo, ARM::VST4LNd16Pseudo,
3305                               ARM::VST4LNd32Pseudo };
3306       unsigned QOpcodes[] = { ARM::VST4LNq16Pseudo, ARM::VST4LNq32Pseudo };
3307       return SelectVLDSTLane(N, false, false, 4, DOpcodes, QOpcodes);
3308     }
3309     }
3310     break;
3311   }
3312
3313   case ISD::INTRINSIC_WO_CHAIN: {
3314     unsigned IntNo = cast<ConstantSDNode>(N->getOperand(0))->getZExtValue();
3315     switch (IntNo) {
3316     default:
3317       break;
3318
3319     case Intrinsic::arm_neon_vtbl2:
3320       return SelectVTBL(N, false, 2, ARM::VTBL2Pseudo);
3321     case Intrinsic::arm_neon_vtbl3:
3322       return SelectVTBL(N, false, 3, ARM::VTBL3Pseudo);
3323     case Intrinsic::arm_neon_vtbl4:
3324       return SelectVTBL(N, false, 4, ARM::VTBL4Pseudo);
3325
3326     case Intrinsic::arm_neon_vtbx2:
3327       return SelectVTBL(N, true, 2, ARM::VTBX2Pseudo);
3328     case Intrinsic::arm_neon_vtbx3:
3329       return SelectVTBL(N, true, 3, ARM::VTBX3Pseudo);
3330     case Intrinsic::arm_neon_vtbx4:
3331       return SelectVTBL(N, true, 4, ARM::VTBX4Pseudo);
3332     }
3333     break;
3334   }
3335
3336   case ARMISD::VTBL1: {
3337     DebugLoc dl = N->getDebugLoc();
3338     EVT VT = N->getValueType(0);
3339     SmallVector<SDValue, 6> Ops;
3340
3341     Ops.push_back(N->getOperand(0));
3342     Ops.push_back(N->getOperand(1));
3343     Ops.push_back(getAL(CurDAG));                    // Predicate
3344     Ops.push_back(CurDAG->getRegister(0, MVT::i32)); // Predicate Register
3345     return CurDAG->getMachineNode(ARM::VTBL1, dl, VT, Ops.data(), Ops.size());
3346   }
3347   case ARMISD::VTBL2: {
3348     DebugLoc dl = N->getDebugLoc();
3349     EVT VT = N->getValueType(0);
3350
3351     // Form a REG_SEQUENCE to force register allocation.
3352     SDValue V0 = N->getOperand(0);
3353     SDValue V1 = N->getOperand(1);
3354     SDValue RegSeq = SDValue(PairDRegs(MVT::v16i8, V0, V1), 0);
3355
3356     SmallVector<SDValue, 6> Ops;
3357     Ops.push_back(RegSeq);
3358     Ops.push_back(N->getOperand(2));
3359     Ops.push_back(getAL(CurDAG));                    // Predicate
3360     Ops.push_back(CurDAG->getRegister(0, MVT::i32)); // Predicate Register
3361     return CurDAG->getMachineNode(ARM::VTBL2Pseudo, dl, VT,
3362                                   Ops.data(), Ops.size());
3363   }
3364
3365   case ISD::CONCAT_VECTORS:
3366     return SelectConcatVector(N);
3367
3368   case ARMISD::ATOMOR64_DAG:
3369     return SelectAtomic64(N, ARM::ATOMOR6432);
3370   case ARMISD::ATOMXOR64_DAG:
3371     return SelectAtomic64(N, ARM::ATOMXOR6432);
3372   case ARMISD::ATOMADD64_DAG:
3373     return SelectAtomic64(N, ARM::ATOMADD6432);
3374   case ARMISD::ATOMSUB64_DAG:
3375     return SelectAtomic64(N, ARM::ATOMSUB6432);
3376   case ARMISD::ATOMNAND64_DAG:
3377     return SelectAtomic64(N, ARM::ATOMNAND6432);
3378   case ARMISD::ATOMAND64_DAG:
3379     return SelectAtomic64(N, ARM::ATOMAND6432);
3380   case ARMISD::ATOMSWAP64_DAG:
3381     return SelectAtomic64(N, ARM::ATOMSWAP6432);
3382   case ARMISD::ATOMCMPXCHG64_DAG:
3383     return SelectAtomic64(N, ARM::ATOMCMPXCHG6432);
3384   }
3385
3386   return SelectCode(N);
3387 }
3388
3389 bool ARMDAGToDAGISel::
3390 SelectInlineAsmMemoryOperand(const SDValue &Op, char ConstraintCode,
3391                              std::vector<SDValue> &OutOps) {
3392   assert(ConstraintCode == 'm' && "unexpected asm memory constraint");
3393   // Require the address to be in a register.  That is safe for all ARM
3394   // variants and it is hard to do anything much smarter without knowing
3395   // how the operand is used.
3396   OutOps.push_back(Op);
3397   return false;
3398 }
3399
3400 /// createARMISelDag - This pass converts a legalized DAG into a
3401 /// ARM-specific DAG, ready for instruction scheduling.
3402 ///
3403 FunctionPass *llvm::createARMISelDag(ARMBaseTargetMachine &TM,
3404                                      CodeGenOpt::Level OptLevel) {
3405   return new ARMDAGToDAGISel(TM, OptLevel);
3406 }