4b64085563dbd4e8f98b97fb800cefa266fbb922
[oota-llvm.git] / lib / Target / ARM / ARMInstrThumb2.td
1 //===- ARMInstrThumb2.td - Thumb2 support for ARM -------------------------===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 // This file describes the Thumb2 instruction set.
11 //
12 //===----------------------------------------------------------------------===//
13
14 // IT block predicate field
15 def it_pred_asmoperand : AsmOperandClass {
16   let Name = "ITCondCode";
17   let ParserMethod = "parseITCondCode";
18 }
19 def it_pred : Operand<i32> {
20   let PrintMethod = "printMandatoryPredicateOperand";
21   let ParserMatchClass = it_pred_asmoperand;
22 }
23
24 // IT block condition mask
25 def it_mask_asmoperand : AsmOperandClass { let Name = "ITMask"; }
26 def it_mask : Operand<i32> {
27   let PrintMethod = "printThumbITMask";
28   let ParserMatchClass = it_mask_asmoperand;
29 }
30
31 // Shifted operands. No register controlled shifts for Thumb2.
32 // Note: We do not support rrx shifted operands yet.
33 def t2_so_reg : Operand<i32>,    // reg imm
34                 ComplexPattern<i32, 2, "SelectT2ShifterOperandReg",
35                                [shl,srl,sra,rotr]> {
36   let EncoderMethod = "getT2SORegOpValue";
37   let PrintMethod = "printT2SOOperand";
38   let DecoderMethod = "DecodeSORegImmOperand";
39   let ParserMatchClass = ShiftedImmAsmOperand;
40   let MIOperandInfo = (ops rGPR, i32imm);
41 }
42
43 // t2_so_imm_not_XFORM - Return the complement of a t2_so_imm value
44 def t2_so_imm_not_XFORM : SDNodeXForm<imm, [{
45   return CurDAG->getTargetConstant(~((uint32_t)N->getZExtValue()), MVT::i32);
46 }]>;
47
48 // t2_so_imm_neg_XFORM - Return the negation of a t2_so_imm value
49 def t2_so_imm_neg_XFORM : SDNodeXForm<imm, [{
50   return CurDAG->getTargetConstant(-((int)N->getZExtValue()), MVT::i32);
51 }]>;
52
53 // t2_so_imm - Match a 32-bit immediate operand, which is an
54 // 8-bit immediate rotated by an arbitrary number of bits, or an 8-bit
55 // immediate splatted into multiple bytes of the word.
56 def t2_so_imm_asmoperand : AsmOperandClass { let Name = "T2SOImm"; }
57 def t2_so_imm : Operand<i32>, ImmLeaf<i32, [{
58     return ARM_AM::getT2SOImmVal(Imm) != -1;
59   }]> {
60   let ParserMatchClass = t2_so_imm_asmoperand;
61   let EncoderMethod = "getT2SOImmOpValue";
62   let DecoderMethod = "DecodeT2SOImm";
63 }
64
65 // t2_so_imm_not - Match an immediate that is a complement
66 // of a t2_so_imm.
67 def t2_so_imm_not : Operand<i32>,
68                     PatLeaf<(imm), [{
69   return ARM_AM::getT2SOImmVal(~((uint32_t)N->getZExtValue())) != -1;
70 }], t2_so_imm_not_XFORM>;
71
72 // t2_so_imm_neg - Match an immediate that is a negation of a t2_so_imm.
73 def t2_so_imm_neg : Operand<i32>,
74                     PatLeaf<(imm), [{
75   return ARM_AM::getT2SOImmVal(-((uint32_t)N->getZExtValue())) != -1;
76 }], t2_so_imm_neg_XFORM>;
77
78 /// imm0_4095 predicate - True if the 32-bit immediate is in the range [0.4095].
79 def imm0_4095 : Operand<i32>,
80                 ImmLeaf<i32, [{
81   return Imm >= 0 && Imm < 4096;
82 }]>;
83
84 def imm0_4095_neg : PatLeaf<(i32 imm), [{
85  return (uint32_t)(-N->getZExtValue()) < 4096;
86 }], imm_neg_XFORM>;
87
88 def imm0_255_neg : PatLeaf<(i32 imm), [{
89   return (uint32_t)(-N->getZExtValue()) < 255;
90 }], imm_neg_XFORM>;
91
92 def imm0_255_not : PatLeaf<(i32 imm), [{
93   return (uint32_t)(~N->getZExtValue()) < 255;
94 }], imm_comp_XFORM>;
95
96 def lo5AllOne : PatLeaf<(i32 imm), [{
97   // Returns true if all low 5-bits are 1.
98   return (((uint32_t)N->getZExtValue()) & 0x1FUL) == 0x1FUL;
99 }]>;
100
101 // Define Thumb2 specific addressing modes.
102
103 // t2addrmode_imm12  := reg + imm12
104 def t2addrmode_imm12_asmoperand : AsmOperandClass {let Name="MemUImm12Offset";}
105 def t2addrmode_imm12 : Operand<i32>,
106                        ComplexPattern<i32, 2, "SelectT2AddrModeImm12", []> {
107   let PrintMethod = "printAddrModeImm12Operand";
108   let EncoderMethod = "getAddrModeImm12OpValue";
109   let DecoderMethod = "DecodeT2AddrModeImm12";
110   let ParserMatchClass = t2addrmode_imm12_asmoperand;
111   let MIOperandInfo = (ops GPR:$base, i32imm:$offsimm);
112 }
113
114 // t2ldrlabel  := imm12
115 def t2ldrlabel : Operand<i32> {
116   let EncoderMethod = "getAddrModeImm12OpValue";
117 }
118
119
120 // ADR instruction labels.
121 def t2adrlabel : Operand<i32> {
122   let EncoderMethod = "getT2AdrLabelOpValue";
123 }
124
125
126 // t2addrmode_posimm8  := reg + imm8
127 def MemPosImm8OffsetAsmOperand : AsmOperandClass {let Name="MemPosImm8Offset";}
128 def t2addrmode_posimm8 : Operand<i32> {
129   let PrintMethod = "printT2AddrModeImm8Operand";
130   let EncoderMethod = "getT2AddrModeImm8OpValue";
131   let DecoderMethod = "DecodeT2AddrModeImm8";
132   let ParserMatchClass = MemPosImm8OffsetAsmOperand;
133   let MIOperandInfo = (ops GPR:$base, i32imm:$offsimm);
134 }
135
136 // t2addrmode_negimm8  := reg - imm8
137 def MemNegImm8OffsetAsmOperand : AsmOperandClass {let Name="MemNegImm8Offset";}
138 def t2addrmode_negimm8 : Operand<i32>,
139                       ComplexPattern<i32, 2, "SelectT2AddrModeImm8", []> {
140   let PrintMethod = "printT2AddrModeImm8Operand";
141   let EncoderMethod = "getT2AddrModeImm8OpValue";
142   let DecoderMethod = "DecodeT2AddrModeImm8";
143   let ParserMatchClass = MemNegImm8OffsetAsmOperand;
144   let MIOperandInfo = (ops GPR:$base, i32imm:$offsimm);
145 }
146
147 // t2addrmode_imm8  := reg +/- imm8
148 def MemImm8OffsetAsmOperand : AsmOperandClass { let Name = "MemImm8Offset"; }
149 def t2addrmode_imm8 : Operand<i32>,
150                       ComplexPattern<i32, 2, "SelectT2AddrModeImm8", []> {
151   let PrintMethod = "printT2AddrModeImm8Operand";
152   let EncoderMethod = "getT2AddrModeImm8OpValue";
153   let DecoderMethod = "DecodeT2AddrModeImm8";
154   let ParserMatchClass = MemImm8OffsetAsmOperand;
155   let MIOperandInfo = (ops GPR:$base, i32imm:$offsimm);
156 }
157
158 def t2am_imm8_offset : Operand<i32>,
159                        ComplexPattern<i32, 1, "SelectT2AddrModeImm8Offset",
160                                       [], [SDNPWantRoot]> {
161   let PrintMethod = "printT2AddrModeImm8OffsetOperand";
162   let EncoderMethod = "getT2AddrModeImm8OffsetOpValue";
163   let DecoderMethod = "DecodeT2Imm8";
164 }
165
166 // t2addrmode_imm8s4  := reg +/- (imm8 << 2)
167 def MemImm8s4OffsetAsmOperand : AsmOperandClass {let Name = "MemImm8s4Offset";}
168 def t2addrmode_imm8s4 : Operand<i32> {
169   let PrintMethod = "printT2AddrModeImm8s4Operand";
170   let EncoderMethod = "getT2AddrModeImm8s4OpValue";
171   let DecoderMethod = "DecodeT2AddrModeImm8s4";
172   let ParserMatchClass = MemImm8s4OffsetAsmOperand;
173   let MIOperandInfo = (ops GPR:$base, i32imm:$offsimm);
174 }
175
176 def t2am_imm8s4_offset_asmoperand : AsmOperandClass { let Name = "Imm8s4"; }
177 def t2am_imm8s4_offset : Operand<i32> {
178   let PrintMethod = "printT2AddrModeImm8s4OffsetOperand";
179   let EncoderMethod = "getT2Imm8s4OpValue";
180   let DecoderMethod = "DecodeT2Imm8S4";
181 }
182
183 // t2addrmode_imm0_1020s4  := reg + (imm8 << 2)
184 def MemImm0_1020s4OffsetAsmOperand : AsmOperandClass {
185   let Name = "MemImm0_1020s4Offset";
186 }
187 def t2addrmode_imm0_1020s4 : Operand<i32> {
188   let PrintMethod = "printT2AddrModeImm0_1020s4Operand";
189   let EncoderMethod = "getT2AddrModeImm0_1020s4OpValue";
190   let DecoderMethod = "DecodeT2AddrModeImm0_1020s4";
191   let ParserMatchClass = MemImm0_1020s4OffsetAsmOperand;
192   let MIOperandInfo = (ops GPRnopc:$base, i32imm:$offsimm);
193 }
194
195 // t2addrmode_so_reg  := reg + (reg << imm2)
196 def t2addrmode_so_reg_asmoperand : AsmOperandClass {let Name="T2MemRegOffset";}
197 def t2addrmode_so_reg : Operand<i32>,
198                         ComplexPattern<i32, 3, "SelectT2AddrModeSoReg", []> {
199   let PrintMethod = "printT2AddrModeSoRegOperand";
200   let EncoderMethod = "getT2AddrModeSORegOpValue";
201   let DecoderMethod = "DecodeT2AddrModeSOReg";
202   let ParserMatchClass = t2addrmode_so_reg_asmoperand;
203   let MIOperandInfo = (ops GPR:$base, rGPR:$offsreg, i32imm:$offsimm);
204 }
205
206 //===----------------------------------------------------------------------===//
207 // Multiclass helpers...
208 //
209
210
211 class T2OneRegImm<dag oops, dag iops, InstrItinClass itin,
212            string opc, string asm, list<dag> pattern>
213   : T2I<oops, iops, itin, opc, asm, pattern> {
214   bits<4> Rd;
215   bits<12> imm;
216
217   let Inst{11-8}  = Rd;
218   let Inst{26}    = imm{11};
219   let Inst{14-12} = imm{10-8};
220   let Inst{7-0}   = imm{7-0};
221 }
222
223
224 class T2sOneRegImm<dag oops, dag iops, InstrItinClass itin,
225            string opc, string asm, list<dag> pattern>
226   : T2sI<oops, iops, itin, opc, asm, pattern> {
227   bits<4> Rd;
228   bits<4> Rn;
229   bits<12> imm;
230
231   let Inst{11-8}  = Rd;
232   let Inst{26}    = imm{11};
233   let Inst{14-12} = imm{10-8};
234   let Inst{7-0}   = imm{7-0};
235 }
236
237 class T2OneRegCmpImm<dag oops, dag iops, InstrItinClass itin,
238            string opc, string asm, list<dag> pattern>
239   : T2I<oops, iops, itin, opc, asm, pattern> {
240   bits<4> Rn;
241   bits<12> imm;
242
243   let Inst{19-16}  = Rn;
244   let Inst{26}    = imm{11};
245   let Inst{14-12} = imm{10-8};
246   let Inst{7-0}   = imm{7-0};
247 }
248
249
250 class T2OneRegShiftedReg<dag oops, dag iops, InstrItinClass itin,
251            string opc, string asm, list<dag> pattern>
252   : T2I<oops, iops, itin, opc, asm, pattern> {
253   bits<4> Rd;
254   bits<12> ShiftedRm;
255
256   let Inst{11-8}  = Rd;
257   let Inst{3-0}   = ShiftedRm{3-0};
258   let Inst{5-4}   = ShiftedRm{6-5};
259   let Inst{14-12} = ShiftedRm{11-9};
260   let Inst{7-6}   = ShiftedRm{8-7};
261 }
262
263 class T2sOneRegShiftedReg<dag oops, dag iops, InstrItinClass itin,
264            string opc, string asm, list<dag> pattern>
265   : T2sI<oops, iops, itin, opc, asm, pattern> {
266   bits<4> Rd;
267   bits<12> ShiftedRm;
268
269   let Inst{11-8}  = Rd;
270   let Inst{3-0}   = ShiftedRm{3-0};
271   let Inst{5-4}   = ShiftedRm{6-5};
272   let Inst{14-12} = ShiftedRm{11-9};
273   let Inst{7-6}   = ShiftedRm{8-7};
274 }
275
276 class T2OneRegCmpShiftedReg<dag oops, dag iops, InstrItinClass itin,
277            string opc, string asm, list<dag> pattern>
278   : T2I<oops, iops, itin, opc, asm, pattern> {
279   bits<4> Rn;
280   bits<12> ShiftedRm;
281
282   let Inst{19-16} = Rn;
283   let Inst{3-0}   = ShiftedRm{3-0};
284   let Inst{5-4}   = ShiftedRm{6-5};
285   let Inst{14-12} = ShiftedRm{11-9};
286   let Inst{7-6}   = ShiftedRm{8-7};
287 }
288
289 class T2TwoReg<dag oops, dag iops, InstrItinClass itin,
290            string opc, string asm, list<dag> pattern>
291   : T2I<oops, iops, itin, opc, asm, pattern> {
292   bits<4> Rd;
293   bits<4> Rm;
294
295   let Inst{11-8}  = Rd;
296   let Inst{3-0}   = Rm;
297 }
298
299 class T2sTwoReg<dag oops, dag iops, InstrItinClass itin,
300            string opc, string asm, list<dag> pattern>
301   : T2sI<oops, iops, itin, opc, asm, pattern> {
302   bits<4> Rd;
303   bits<4> Rm;
304
305   let Inst{11-8}  = Rd;
306   let Inst{3-0}   = Rm;
307 }
308
309 class T2TwoRegCmp<dag oops, dag iops, InstrItinClass itin,
310            string opc, string asm, list<dag> pattern>
311   : T2I<oops, iops, itin, opc, asm, pattern> {
312   bits<4> Rn;
313   bits<4> Rm;
314
315   let Inst{19-16} = Rn;
316   let Inst{3-0}   = Rm;
317 }
318
319
320 class T2TwoRegImm<dag oops, dag iops, InstrItinClass itin,
321            string opc, string asm, list<dag> pattern>
322   : T2I<oops, iops, itin, opc, asm, pattern> {
323   bits<4> Rd;
324   bits<4> Rn;
325   bits<12> imm;
326
327   let Inst{11-8}  = Rd;
328   let Inst{19-16} = Rn;
329   let Inst{26}    = imm{11};
330   let Inst{14-12} = imm{10-8};
331   let Inst{7-0}   = imm{7-0};
332 }
333
334 class T2sTwoRegImm<dag oops, dag iops, InstrItinClass itin,
335            string opc, string asm, list<dag> pattern>
336   : T2sI<oops, iops, itin, opc, asm, pattern> {
337   bits<4> Rd;
338   bits<4> Rn;
339   bits<12> imm;
340
341   let Inst{11-8}  = Rd;
342   let Inst{19-16} = Rn;
343   let Inst{26}    = imm{11};
344   let Inst{14-12} = imm{10-8};
345   let Inst{7-0}   = imm{7-0};
346 }
347
348 class T2TwoRegShiftImm<dag oops, dag iops, InstrItinClass itin,
349            string opc, string asm, list<dag> pattern>
350   : T2I<oops, iops, itin, opc, asm, pattern> {
351   bits<4> Rd;
352   bits<4> Rm;
353   bits<5> imm;
354
355   let Inst{11-8}  = Rd;
356   let Inst{3-0}   = Rm;
357   let Inst{14-12} = imm{4-2};
358   let Inst{7-6}   = imm{1-0};
359 }
360
361 class T2sTwoRegShiftImm<dag oops, dag iops, InstrItinClass itin,
362            string opc, string asm, list<dag> pattern>
363   : T2sI<oops, iops, itin, opc, asm, pattern> {
364   bits<4> Rd;
365   bits<4> Rm;
366   bits<5> imm;
367
368   let Inst{11-8}  = Rd;
369   let Inst{3-0}   = Rm;
370   let Inst{14-12} = imm{4-2};
371   let Inst{7-6}   = imm{1-0};
372 }
373
374 class T2ThreeReg<dag oops, dag iops, InstrItinClass itin,
375            string opc, string asm, list<dag> pattern>
376   : T2I<oops, iops, itin, opc, asm, pattern> {
377   bits<4> Rd;
378   bits<4> Rn;
379   bits<4> Rm;
380
381   let Inst{11-8}  = Rd;
382   let Inst{19-16} = Rn;
383   let Inst{3-0}   = Rm;
384 }
385
386 class T2sThreeReg<dag oops, dag iops, InstrItinClass itin,
387            string opc, string asm, list<dag> pattern>
388   : T2sI<oops, iops, itin, opc, asm, pattern> {
389   bits<4> Rd;
390   bits<4> Rn;
391   bits<4> Rm;
392
393   let Inst{11-8}  = Rd;
394   let Inst{19-16} = Rn;
395   let Inst{3-0}   = Rm;
396 }
397
398 class T2TwoRegShiftedReg<dag oops, dag iops, InstrItinClass itin,
399            string opc, string asm, list<dag> pattern>
400   : T2I<oops, iops, itin, opc, asm, pattern> {
401   bits<4> Rd;
402   bits<4> Rn;
403   bits<12> ShiftedRm;
404
405   let Inst{11-8}  = Rd;
406   let Inst{19-16} = Rn;
407   let Inst{3-0}   = ShiftedRm{3-0};
408   let Inst{5-4}   = ShiftedRm{6-5};
409   let Inst{14-12} = ShiftedRm{11-9};
410   let Inst{7-6}   = ShiftedRm{8-7};
411 }
412
413 class T2sTwoRegShiftedReg<dag oops, dag iops, InstrItinClass itin,
414            string opc, string asm, list<dag> pattern>
415   : T2sI<oops, iops, itin, opc, asm, pattern> {
416   bits<4> Rd;
417   bits<4> Rn;
418   bits<12> ShiftedRm;
419
420   let Inst{11-8}  = Rd;
421   let Inst{19-16} = Rn;
422   let Inst{3-0}   = ShiftedRm{3-0};
423   let Inst{5-4}   = ShiftedRm{6-5};
424   let Inst{14-12} = ShiftedRm{11-9};
425   let Inst{7-6}   = ShiftedRm{8-7};
426 }
427
428 class T2FourReg<dag oops, dag iops, InstrItinClass itin,
429            string opc, string asm, list<dag> pattern>
430   : T2I<oops, iops, itin, opc, asm, pattern> {
431   bits<4> Rd;
432   bits<4> Rn;
433   bits<4> Rm;
434   bits<4> Ra;
435
436   let Inst{19-16} = Rn;
437   let Inst{15-12} = Ra;
438   let Inst{11-8}  = Rd;
439   let Inst{3-0}   = Rm;
440 }
441
442 class T2MulLong<bits<3> opc22_20, bits<4> opc7_4,
443                 dag oops, dag iops, InstrItinClass itin,
444                 string opc, string asm, list<dag> pattern>
445   : T2I<oops, iops, itin, opc, asm, pattern> {
446   bits<4> RdLo;
447   bits<4> RdHi;
448   bits<4> Rn;
449   bits<4> Rm;
450
451   let Inst{31-23} = 0b111110111;
452   let Inst{22-20} = opc22_20;
453   let Inst{19-16} = Rn;
454   let Inst{15-12} = RdLo;
455   let Inst{11-8}  = RdHi;
456   let Inst{7-4}   = opc7_4;
457   let Inst{3-0}   = Rm;
458 }
459
460
461 /// T2I_un_irs - Defines a set of (op reg, {so_imm|r|so_reg}) patterns for a
462 /// unary operation that produces a value. These are predicable and can be
463 /// changed to modify CPSR.
464 multiclass T2I_un_irs<bits<4> opcod, string opc,
465                      InstrItinClass iii, InstrItinClass iir, InstrItinClass iis,
466                       PatFrag opnode, bit Cheap = 0, bit ReMat = 0> {
467    // shifted imm
468    def i : T2sOneRegImm<(outs rGPR:$Rd), (ins t2_so_imm:$imm), iii,
469                 opc, "\t$Rd, $imm",
470                 [(set rGPR:$Rd, (opnode t2_so_imm:$imm))]> {
471      let isAsCheapAsAMove = Cheap;
472      let isReMaterializable = ReMat;
473      let Inst{31-27} = 0b11110;
474      let Inst{25} = 0;
475      let Inst{24-21} = opcod;
476      let Inst{19-16} = 0b1111; // Rn
477      let Inst{15} = 0;
478    }
479    // register
480    def r : T2sTwoReg<(outs rGPR:$Rd), (ins rGPR:$Rm), iir,
481                 opc, ".w\t$Rd, $Rm",
482                 [(set rGPR:$Rd, (opnode rGPR:$Rm))]> {
483      let Inst{31-27} = 0b11101;
484      let Inst{26-25} = 0b01;
485      let Inst{24-21} = opcod;
486      let Inst{19-16} = 0b1111; // Rn
487      let Inst{14-12} = 0b000; // imm3
488      let Inst{7-6} = 0b00; // imm2
489      let Inst{5-4} = 0b00; // type
490    }
491    // shifted register
492    def s : T2sOneRegShiftedReg<(outs rGPR:$Rd), (ins t2_so_reg:$ShiftedRm), iis,
493                 opc, ".w\t$Rd, $ShiftedRm",
494                 [(set rGPR:$Rd, (opnode t2_so_reg:$ShiftedRm))]> {
495      let Inst{31-27} = 0b11101;
496      let Inst{26-25} = 0b01;
497      let Inst{24-21} = opcod;
498      let Inst{19-16} = 0b1111; // Rn
499    }
500 }
501
502 /// T2I_bin_irs - Defines a set of (op reg, {so_imm|r|so_reg}) patterns for a
503 /// binary operation that produces a value. These are predicable and can be
504 /// changed to modify CPSR.
505 multiclass T2I_bin_irs<bits<4> opcod, string opc,
506                      InstrItinClass iii, InstrItinClass iir, InstrItinClass iis,
507                        PatFrag opnode, string baseOpc, bit Commutable = 0,
508                        string wide = ""> {
509    // shifted imm
510    def ri : T2sTwoRegImm<
511                 (outs rGPR:$Rd), (ins rGPR:$Rn, t2_so_imm:$imm), iii,
512                  opc, "\t$Rd, $Rn, $imm",
513                  [(set rGPR:$Rd, (opnode rGPR:$Rn, t2_so_imm:$imm))]> {
514      let Inst{31-27} = 0b11110;
515      let Inst{25} = 0;
516      let Inst{24-21} = opcod;
517      let Inst{15} = 0;
518    }
519    // register
520    def rr : T2sThreeReg<(outs rGPR:$Rd), (ins rGPR:$Rn, rGPR:$Rm), iir,
521                  opc, !strconcat(wide, "\t$Rd, $Rn, $Rm"),
522                  [(set rGPR:$Rd, (opnode rGPR:$Rn, rGPR:$Rm))]> {
523      let isCommutable = Commutable;
524      let Inst{31-27} = 0b11101;
525      let Inst{26-25} = 0b01;
526      let Inst{24-21} = opcod;
527      let Inst{14-12} = 0b000; // imm3
528      let Inst{7-6} = 0b00; // imm2
529      let Inst{5-4} = 0b00; // type
530    }
531    // shifted register
532    def rs : T2sTwoRegShiftedReg<
533                  (outs rGPR:$Rd), (ins rGPR:$Rn, t2_so_reg:$ShiftedRm), iis,
534                  opc, !strconcat(wide, "\t$Rd, $Rn, $ShiftedRm"),
535                  [(set rGPR:$Rd, (opnode rGPR:$Rn, t2_so_reg:$ShiftedRm))]> {
536      let Inst{31-27} = 0b11101;
537      let Inst{26-25} = 0b01;
538      let Inst{24-21} = opcod;
539    }
540   // Assembly aliases for optional destination operand when it's the same
541   // as the source operand.
542   def : t2InstAlias<!strconcat(opc, "${s}${p} $Rdn, $imm"),
543      (!cast<Instruction>(!strconcat(baseOpc, "ri")) rGPR:$Rdn, rGPR:$Rdn,
544                                                     t2_so_imm:$imm, pred:$p,
545                                                     cc_out:$s)>;
546   def : t2InstAlias<!strconcat(opc, "${s}${p}", wide, " $Rdn, $Rm"),
547      (!cast<Instruction>(!strconcat(baseOpc, "rr")) rGPR:$Rdn, rGPR:$Rdn,
548                                                     rGPR:$Rm, pred:$p,
549                                                     cc_out:$s)>;
550   def : t2InstAlias<!strconcat(opc, "${s}${p}", wide, " $Rdn, $shift"),
551      (!cast<Instruction>(!strconcat(baseOpc, "rs")) rGPR:$Rdn, rGPR:$Rdn,
552                                                     t2_so_reg:$shift, pred:$p,
553                                                     cc_out:$s)>;
554 }
555
556 /// T2I_bin_w_irs - Same as T2I_bin_irs except these operations need
557 //  the ".w" suffix to indicate that they are wide.
558 multiclass T2I_bin_w_irs<bits<4> opcod, string opc,
559                      InstrItinClass iii, InstrItinClass iir, InstrItinClass iis,
560                          PatFrag opnode, string baseOpc, bit Commutable = 0> :
561     T2I_bin_irs<opcod, opc, iii, iir, iis, opnode, baseOpc, Commutable, ".w"> {
562   // Assembler aliases w/o the ".w" suffix.
563   def : t2InstAlias<!strconcat(opc, "${s}${p}", " $Rd, $Rn, $Rm"),
564      (!cast<Instruction>(!strconcat(baseOpc, "rr")) rGPR:$Rd, rGPR:$Rn,
565                                                     rGPR:$Rm, pred:$p,
566                                                     cc_out:$s)>;
567   def : t2InstAlias<!strconcat(opc, "${s}${p}", " $Rd, $Rn, $shift"),
568      (!cast<Instruction>(!strconcat(baseOpc, "rs")) rGPR:$Rd, rGPR:$Rn,
569                                                     t2_so_reg:$shift, pred:$p,
570                                                     cc_out:$s)>;
571
572   // and with the optional destination operand, too.
573   def : t2InstAlias<!strconcat(opc, "${s}${p}", " $Rdn, $Rm"),
574      (!cast<Instruction>(!strconcat(baseOpc, "rr")) rGPR:$Rdn, rGPR:$Rdn,
575                                                     rGPR:$Rm, pred:$p,
576                                                     cc_out:$s)>;
577   def : t2InstAlias<!strconcat(opc, "${s}${p}", " $Rdn, $shift"),
578      (!cast<Instruction>(!strconcat(baseOpc, "rs")) rGPR:$Rdn, rGPR:$Rdn,
579                                                     t2_so_reg:$shift, pred:$p,
580                                                     cc_out:$s)>;
581 }
582
583 /// T2I_rbin_is - Same as T2I_bin_irs except the order of operands are
584 /// reversed.  The 'rr' form is only defined for the disassembler; for codegen
585 /// it is equivalent to the T2I_bin_irs counterpart.
586 multiclass T2I_rbin_irs<bits<4> opcod, string opc, PatFrag opnode> {
587    // shifted imm
588    def ri : T2sTwoRegImm<
589                  (outs rGPR:$Rd), (ins rGPR:$Rn, t2_so_imm:$imm), IIC_iALUi,
590                  opc, ".w\t$Rd, $Rn, $imm",
591                  [(set rGPR:$Rd, (opnode t2_so_imm:$imm, rGPR:$Rn))]> {
592      let Inst{31-27} = 0b11110;
593      let Inst{25} = 0;
594      let Inst{24-21} = opcod;
595      let Inst{15} = 0;
596    }
597    // register
598    def rr : T2sThreeReg<
599                  (outs rGPR:$Rd), (ins rGPR:$Rn, rGPR:$Rm), IIC_iALUr,
600                  opc, "\t$Rd, $Rn, $Rm",
601                  [/* For disassembly only; pattern left blank */]> {
602      let Inst{31-27} = 0b11101;
603      let Inst{26-25} = 0b01;
604      let Inst{24-21} = opcod;
605      let Inst{14-12} = 0b000; // imm3
606      let Inst{7-6} = 0b00; // imm2
607      let Inst{5-4} = 0b00; // type
608    }
609    // shifted register
610    def rs : T2sTwoRegShiftedReg<
611                  (outs rGPR:$Rd), (ins rGPR:$Rn, t2_so_reg:$ShiftedRm),
612                  IIC_iALUsir, opc, "\t$Rd, $Rn, $ShiftedRm",
613                  [(set rGPR:$Rd, (opnode t2_so_reg:$ShiftedRm, rGPR:$Rn))]> {
614      let Inst{31-27} = 0b11101;
615      let Inst{26-25} = 0b01;
616      let Inst{24-21} = opcod;
617    }
618 }
619
620 /// T2I_bin_s_irs - Similar to T2I_bin_irs except it sets the 's' bit so the
621 /// instruction modifies the CPSR register.
622 let hasPostISelHook = 1, isCodeGenOnly = 1, Defs = [CPSR] in {
623 multiclass T2I_bin_s_irs<bits<4> opcod, string opc,
624                      InstrItinClass iii, InstrItinClass iir, InstrItinClass iis,
625                          PatFrag opnode, bit Commutable = 0> {
626    // shifted imm
627    def ri : T2sTwoRegImm<
628                 (outs rGPR:$Rd), (ins GPR:$Rn, t2_so_imm:$imm), iii,
629                 opc, ".w\t$Rd, $Rn, $imm",
630                 [(set rGPR:$Rd, CPSR, (opnode GPR:$Rn, t2_so_imm:$imm))]> {
631      let Inst{31-27} = 0b11110;
632      let Inst{25} = 0;
633      let Inst{24-21} = opcod;
634      let Inst{15} = 0;
635    }
636    // register
637    def rr : T2sThreeReg<
638                 (outs rGPR:$Rd), (ins GPR:$Rn, rGPR:$Rm), iir,
639                 opc, ".w\t$Rd, $Rn, $Rm",
640                 [(set rGPR:$Rd, CPSR, (opnode GPR:$Rn, rGPR:$Rm))]> {
641      let isCommutable = Commutable;
642      let Inst{31-27} = 0b11101;
643      let Inst{26-25} = 0b01;
644      let Inst{24-21} = opcod;
645      let Inst{14-12} = 0b000; // imm3
646      let Inst{7-6} = 0b00; // imm2
647      let Inst{5-4} = 0b00; // type
648    }
649    // shifted register
650    def rs : T2sTwoRegShiftedReg<
651                 (outs rGPR:$Rd), (ins GPR:$Rn, t2_so_reg:$ShiftedRm), iis,
652                 opc, ".w\t$Rd, $Rn, $ShiftedRm",
653                [(set rGPR:$Rd, CPSR, (opnode GPR:$Rn, t2_so_reg:$ShiftedRm))]> {
654      let Inst{31-27} = 0b11101;
655      let Inst{26-25} = 0b01;
656      let Inst{24-21} = opcod;
657    }
658 }
659 }
660
661 /// T2I_bin_ii12rs - Defines a set of (op reg, {so_imm|imm0_4095|r|so_reg})
662 /// patterns for a binary operation that produces a value.
663 multiclass T2I_bin_ii12rs<bits<3> op23_21, string opc, PatFrag opnode,
664                           bit Commutable = 0> {
665    // shifted imm
666    // The register-immediate version is re-materializable. This is useful
667    // in particular for taking the address of a local.
668    let isReMaterializable = 1 in {
669    def ri : T2sTwoRegImm<
670                  (outs rGPR:$Rd), (ins GPRnopc:$Rn, t2_so_imm:$imm), IIC_iALUi,
671                  opc, ".w\t$Rd, $Rn, $imm",
672                  [(set rGPR:$Rd, (opnode GPRnopc:$Rn, t2_so_imm:$imm))]> {
673      let Inst{31-27} = 0b11110;
674      let Inst{25} = 0;
675      let Inst{24} = 1;
676      let Inst{23-21} = op23_21;
677      let Inst{15} = 0;
678    }
679    }
680    // 12-bit imm
681    def ri12 : T2I<
682                   (outs rGPR:$Rd), (ins GPR:$Rn, imm0_4095:$imm), IIC_iALUi,
683                   !strconcat(opc, "w"), "\t$Rd, $Rn, $imm",
684                   [(set rGPR:$Rd, (opnode GPR:$Rn, imm0_4095:$imm))]> {
685      bits<4> Rd;
686      bits<4> Rn;
687      bits<12> imm;
688      let Inst{31-27} = 0b11110;
689      let Inst{26} = imm{11};
690      let Inst{25-24} = 0b10;
691      let Inst{23-21} = op23_21;
692      let Inst{20} = 0; // The S bit.
693      let Inst{19-16} = Rn;
694      let Inst{15} = 0;
695      let Inst{14-12} = imm{10-8};
696      let Inst{11-8} = Rd;
697      let Inst{7-0} = imm{7-0};
698    }
699    // register
700    def rr : T2sThreeReg<(outs rGPR:$Rd), (ins GPRnopc:$Rn, rGPR:$Rm), IIC_iALUr,
701                  opc, ".w\t$Rd, $Rn, $Rm",
702                  [(set rGPR:$Rd, (opnode GPRnopc:$Rn, rGPR:$Rm))]> {
703      let isCommutable = Commutable;
704      let Inst{31-27} = 0b11101;
705      let Inst{26-25} = 0b01;
706      let Inst{24} = 1;
707      let Inst{23-21} = op23_21;
708      let Inst{14-12} = 0b000; // imm3
709      let Inst{7-6} = 0b00; // imm2
710      let Inst{5-4} = 0b00; // type
711    }
712    // shifted register
713    def rs : T2sTwoRegShiftedReg<
714                  (outs rGPR:$Rd), (ins GPRnopc:$Rn, t2_so_reg:$ShiftedRm),
715                  IIC_iALUsi, opc, ".w\t$Rd, $Rn, $ShiftedRm",
716                  [(set rGPR:$Rd, (opnode GPRnopc:$Rn, t2_so_reg:$ShiftedRm))]> {
717      let Inst{31-27} = 0b11101;
718      let Inst{26-25} = 0b01;
719      let Inst{24} = 1;
720      let Inst{23-21} = op23_21;
721    }
722 }
723
724 /// T2I_adde_sube_irs - Defines a set of (op reg, {so_imm|r|so_reg}) patterns
725 /// for a binary operation that produces a value and use the carry
726 /// bit. It's not predicable.
727 let Defs = [CPSR], Uses = [CPSR] in {
728 multiclass T2I_adde_sube_irs<bits<4> opcod, string opc, PatFrag opnode,
729                              bit Commutable = 0> {
730    // shifted imm
731    def ri : T2sTwoRegImm<(outs rGPR:$Rd), (ins rGPR:$Rn, t2_so_imm:$imm),
732                  IIC_iALUi, opc, "\t$Rd, $Rn, $imm",
733                [(set rGPR:$Rd, CPSR, (opnode rGPR:$Rn, t2_so_imm:$imm, CPSR))]>,
734                  Requires<[IsThumb2]> {
735      let Inst{31-27} = 0b11110;
736      let Inst{25} = 0;
737      let Inst{24-21} = opcod;
738      let Inst{15} = 0;
739    }
740    // register
741    def rr : T2sThreeReg<(outs rGPR:$Rd), (ins rGPR:$Rn, rGPR:$Rm), IIC_iALUr,
742                  opc, ".w\t$Rd, $Rn, $Rm",
743                  [(set rGPR:$Rd, CPSR, (opnode rGPR:$Rn, rGPR:$Rm, CPSR))]>,
744                  Requires<[IsThumb2]> {
745      let isCommutable = Commutable;
746      let Inst{31-27} = 0b11101;
747      let Inst{26-25} = 0b01;
748      let Inst{24-21} = opcod;
749      let Inst{14-12} = 0b000; // imm3
750      let Inst{7-6} = 0b00; // imm2
751      let Inst{5-4} = 0b00; // type
752    }
753    // shifted register
754    def rs : T2sTwoRegShiftedReg<
755                  (outs rGPR:$Rd), (ins rGPR:$Rn, t2_so_reg:$ShiftedRm),
756                  IIC_iALUsi, opc, ".w\t$Rd, $Rn, $ShiftedRm",
757          [(set rGPR:$Rd, CPSR, (opnode rGPR:$Rn, t2_so_reg:$ShiftedRm, CPSR))]>,
758                  Requires<[IsThumb2]> {
759      let Inst{31-27} = 0b11101;
760      let Inst{26-25} = 0b01;
761      let Inst{24-21} = opcod;
762    }
763 }
764 }
765
766 /// T2I_rbin_s_is - Same as T2I_rbin_irs except sets 's' bit and the register
767 /// version is not needed since this is only for codegen.
768 let hasPostISelHook = 1, isCodeGenOnly = 1, Defs = [CPSR] in {
769 multiclass T2I_rbin_s_is<bits<4> opcod, string opc, PatFrag opnode> {
770    // shifted imm
771    def ri : T2sTwoRegImm<
772                 (outs rGPR:$Rd), (ins rGPR:$Rn, t2_so_imm:$imm), IIC_iALUi,
773                 opc, ".w\t$Rd, $Rn, $imm",
774                 [(set rGPR:$Rd, CPSR, (opnode t2_so_imm:$imm, rGPR:$Rn))]> {
775      let Inst{31-27} = 0b11110;
776      let Inst{25} = 0;
777      let Inst{24-21} = opcod;
778      let Inst{15} = 0;
779    }
780    // shifted register
781    def rs : T2sTwoRegShiftedReg<
782                 (outs rGPR:$Rd), (ins rGPR:$Rn, t2_so_reg:$ShiftedRm),
783                 IIC_iALUsi, opc, "\t$Rd, $Rn, $ShiftedRm",
784               [(set rGPR:$Rd, CPSR, (opnode t2_so_reg:$ShiftedRm, rGPR:$Rn))]> {
785      let Inst{31-27} = 0b11101;
786      let Inst{26-25} = 0b01;
787      let Inst{24-21} = opcod;
788    }
789 }
790 }
791
792 /// T2I_sh_ir - Defines a set of (op reg, {so_imm|r}) patterns for a shift /
793 //  rotate operation that produces a value.
794 multiclass T2I_sh_ir<bits<2> opcod, string opc, Operand ty, PatFrag opnode,
795                      string baseOpc> {
796    // 5-bit imm
797    def ri : T2sTwoRegShiftImm<
798                  (outs rGPR:$Rd), (ins rGPR:$Rm, ty:$imm), IIC_iMOVsi,
799                  opc, ".w\t$Rd, $Rm, $imm",
800                  [(set rGPR:$Rd, (opnode rGPR:$Rm, (i32 ty:$imm)))]> {
801      let Inst{31-27} = 0b11101;
802      let Inst{26-21} = 0b010010;
803      let Inst{19-16} = 0b1111; // Rn
804      let Inst{5-4} = opcod;
805    }
806    // register
807    def rr : T2sThreeReg<
808                  (outs rGPR:$Rd), (ins rGPR:$Rn, rGPR:$Rm), IIC_iMOVsr,
809                  opc, ".w\t$Rd, $Rn, $Rm",
810                  [(set rGPR:$Rd, (opnode rGPR:$Rn, rGPR:$Rm))]> {
811      let Inst{31-27} = 0b11111;
812      let Inst{26-23} = 0b0100;
813      let Inst{22-21} = opcod;
814      let Inst{15-12} = 0b1111;
815      let Inst{7-4} = 0b0000;
816    }
817
818   // Optional destination register
819   def : t2InstAlias<!strconcat(opc, "${s}${p}", ".w $Rdn, $imm"),
820      (!cast<Instruction>(!strconcat(baseOpc, "ri")) rGPR:$Rdn, rGPR:$Rdn,
821                                                     ty:$imm, pred:$p,
822                                                     cc_out:$s)>;
823   def : t2InstAlias<!strconcat(opc, "${s}${p}", ".w $Rdn, $Rm"),
824      (!cast<Instruction>(!strconcat(baseOpc, "rr")) rGPR:$Rdn, rGPR:$Rdn,
825                                                     rGPR:$Rm, pred:$p,
826                                                     cc_out:$s)>;
827
828   // Assembler aliases w/o the ".w" suffix.
829   def : t2InstAlias<!strconcat(opc, "${s}${p}", " $Rd, $Rn, $imm"),
830      (!cast<Instruction>(!strconcat(baseOpc, "ri")) rGPR:$Rd, rGPR:$Rn,
831                                                     ty:$imm, pred:$p,
832                                                    cc_out:$s)>;
833   def : t2InstAlias<!strconcat(opc, "${s}${p}", " $Rd, $Rn, $Rm"),
834      (!cast<Instruction>(!strconcat(baseOpc, "rr")) rGPR:$Rd, rGPR:$Rn,
835                                                     rGPR:$Rm, pred:$p,
836                                                     cc_out:$s)>;
837
838   // and with the optional destination operand, too.
839   def : t2InstAlias<!strconcat(opc, "${s}${p}", " $Rdn, $imm"),
840      (!cast<Instruction>(!strconcat(baseOpc, "ri")) rGPR:$Rdn, rGPR:$Rdn,
841                                                     ty:$imm, pred:$p,
842                                                     cc_out:$s)>;
843   def : t2InstAlias<!strconcat(opc, "${s}${p}", " $Rdn, $Rm"),
844      (!cast<Instruction>(!strconcat(baseOpc, "rr")) rGPR:$Rdn, rGPR:$Rdn,
845                                                     rGPR:$Rm, pred:$p,
846                                                     cc_out:$s)>;
847 }
848
849 /// T2I_cmp_irs - Defines a set of (op r, {so_imm|r|so_reg}) cmp / test
850 /// patterns. Similar to T2I_bin_irs except the instruction does not produce
851 /// a explicit result, only implicitly set CPSR.
852 multiclass T2I_cmp_irs<bits<4> opcod, string opc,
853                      InstrItinClass iii, InstrItinClass iir, InstrItinClass iis,
854                        PatFrag opnode, string baseOpc> {
855 let isCompare = 1, Defs = [CPSR] in {
856    // shifted imm
857    def ri : T2OneRegCmpImm<
858                 (outs), (ins GPRnopc:$Rn, t2_so_imm:$imm), iii,
859                 opc, ".w\t$Rn, $imm",
860                 [(opnode GPRnopc:$Rn, t2_so_imm:$imm)]> {
861      let Inst{31-27} = 0b11110;
862      let Inst{25} = 0;
863      let Inst{24-21} = opcod;
864      let Inst{20} = 1; // The S bit.
865      let Inst{15} = 0;
866      let Inst{11-8} = 0b1111; // Rd
867    }
868    // register
869    def rr : T2TwoRegCmp<
870                 (outs), (ins GPRnopc:$Rn, rGPR:$Rm), iir,
871                 opc, ".w\t$Rn, $Rm",
872                 [(opnode GPRnopc:$Rn, rGPR:$Rm)]> {
873      let Inst{31-27} = 0b11101;
874      let Inst{26-25} = 0b01;
875      let Inst{24-21} = opcod;
876      let Inst{20} = 1; // The S bit.
877      let Inst{14-12} = 0b000; // imm3
878      let Inst{11-8} = 0b1111; // Rd
879      let Inst{7-6} = 0b00; // imm2
880      let Inst{5-4} = 0b00; // type
881    }
882    // shifted register
883    def rs : T2OneRegCmpShiftedReg<
884                 (outs), (ins GPRnopc:$Rn, t2_so_reg:$ShiftedRm), iis,
885                 opc, ".w\t$Rn, $ShiftedRm",
886                 [(opnode GPRnopc:$Rn, t2_so_reg:$ShiftedRm)]> {
887      let Inst{31-27} = 0b11101;
888      let Inst{26-25} = 0b01;
889      let Inst{24-21} = opcod;
890      let Inst{20} = 1; // The S bit.
891      let Inst{11-8} = 0b1111; // Rd
892    }
893 }
894
895   // Assembler aliases w/o the ".w" suffix.
896   // No alias here for 'rr' version as not all instantiations of this
897   // multiclass want one (CMP in particular, does not).
898   def : t2InstAlias<!strconcat(opc, "${p}", " $Rn, $imm"),
899      (!cast<Instruction>(!strconcat(baseOpc, "ri")) GPRnopc:$Rn,
900                                                     t2_so_imm:$imm, pred:$p)>;
901   def : t2InstAlias<!strconcat(opc, "${p}", " $Rn, $shift"),
902      (!cast<Instruction>(!strconcat(baseOpc, "rs")) GPRnopc:$Rn,
903                                                     t2_so_reg:$shift,
904                                                     pred:$p)>;
905 }
906
907 /// T2I_ld - Defines a set of (op r, {imm12|imm8|so_reg}) load patterns.
908 multiclass T2I_ld<bit signed, bits<2> opcod, string opc,
909                   InstrItinClass iii, InstrItinClass iis, RegisterClass target,
910                   PatFrag opnode> {
911   def i12 : T2Ii12<(outs target:$Rt), (ins t2addrmode_imm12:$addr), iii,
912                    opc, ".w\t$Rt, $addr",
913                    [(set target:$Rt, (opnode t2addrmode_imm12:$addr))]> {
914     bits<4> Rt;
915     bits<17> addr;
916     let Inst{31-25} = 0b1111100;
917     let Inst{24} = signed;
918     let Inst{23} = 1;
919     let Inst{22-21} = opcod;
920     let Inst{20} = 1; // load
921     let Inst{19-16} = addr{16-13}; // Rn
922     let Inst{15-12} = Rt;
923     let Inst{11-0}  = addr{11-0};  // imm
924   }
925   def i8  : T2Ii8 <(outs target:$Rt), (ins t2addrmode_negimm8:$addr), iii,
926                    opc, "\t$Rt, $addr",
927                    [(set target:$Rt, (opnode t2addrmode_negimm8:$addr))]> {
928     bits<4> Rt;
929     bits<13> addr;
930     let Inst{31-27} = 0b11111;
931     let Inst{26-25} = 0b00;
932     let Inst{24} = signed;
933     let Inst{23} = 0;
934     let Inst{22-21} = opcod;
935     let Inst{20} = 1; // load
936     let Inst{19-16} = addr{12-9}; // Rn
937     let Inst{15-12} = Rt;
938     let Inst{11} = 1;
939     // Offset: index==TRUE, wback==FALSE
940     let Inst{10} = 1; // The P bit.
941     let Inst{9}     = addr{8};    // U
942     let Inst{8} = 0; // The W bit.
943     let Inst{7-0}   = addr{7-0};  // imm
944   }
945   def s   : T2Iso <(outs target:$Rt), (ins t2addrmode_so_reg:$addr), iis,
946                    opc, ".w\t$Rt, $addr",
947                    [(set target:$Rt, (opnode t2addrmode_so_reg:$addr))]> {
948     let Inst{31-27} = 0b11111;
949     let Inst{26-25} = 0b00;
950     let Inst{24} = signed;
951     let Inst{23} = 0;
952     let Inst{22-21} = opcod;
953     let Inst{20} = 1; // load
954     let Inst{11-6} = 0b000000;
955
956     bits<4> Rt;
957     let Inst{15-12} = Rt;
958
959     bits<10> addr;
960     let Inst{19-16} = addr{9-6}; // Rn
961     let Inst{3-0}   = addr{5-2}; // Rm
962     let Inst{5-4}   = addr{1-0}; // imm
963
964     let DecoderMethod = "DecodeT2LoadShift";
965   }
966
967   // FIXME: Is the pci variant actually needed?
968   def pci : T2Ipc <(outs target:$Rt), (ins t2ldrlabel:$addr), iii,
969                    opc, ".w\t$Rt, $addr",
970                    [(set target:$Rt, (opnode (ARMWrapper tconstpool:$addr)))]> {
971     let isReMaterializable = 1;
972     let Inst{31-27} = 0b11111;
973     let Inst{26-25} = 0b00;
974     let Inst{24} = signed;
975     let Inst{23} = ?; // add = (U == '1')
976     let Inst{22-21} = opcod;
977     let Inst{20} = 1; // load
978     let Inst{19-16} = 0b1111; // Rn
979     bits<4> Rt;
980     bits<12> addr;
981     let Inst{15-12} = Rt{3-0};
982     let Inst{11-0}  = addr{11-0};
983   }
984 }
985
986 /// T2I_st - Defines a set of (op r, {imm12|imm8|so_reg}) store patterns.
987 multiclass T2I_st<bits<2> opcod, string opc,
988                   InstrItinClass iii, InstrItinClass iis, RegisterClass target,
989                   PatFrag opnode> {
990   def i12 : T2Ii12<(outs), (ins target:$Rt, t2addrmode_imm12:$addr), iii,
991                    opc, ".w\t$Rt, $addr",
992                    [(opnode target:$Rt, t2addrmode_imm12:$addr)]> {
993     let Inst{31-27} = 0b11111;
994     let Inst{26-23} = 0b0001;
995     let Inst{22-21} = opcod;
996     let Inst{20} = 0; // !load
997
998     bits<4> Rt;
999     let Inst{15-12} = Rt;
1000
1001     bits<17> addr;
1002     let addr{12}    = 1;           // add = TRUE
1003     let Inst{19-16} = addr{16-13}; // Rn
1004     let Inst{23}    = addr{12};    // U
1005     let Inst{11-0}  = addr{11-0};  // imm
1006   }
1007   def i8  : T2Ii8 <(outs), (ins target:$Rt, t2addrmode_negimm8:$addr), iii,
1008                    opc, "\t$Rt, $addr",
1009                    [(opnode target:$Rt, t2addrmode_negimm8:$addr)]> {
1010     let Inst{31-27} = 0b11111;
1011     let Inst{26-23} = 0b0000;
1012     let Inst{22-21} = opcod;
1013     let Inst{20} = 0; // !load
1014     let Inst{11} = 1;
1015     // Offset: index==TRUE, wback==FALSE
1016     let Inst{10} = 1; // The P bit.
1017     let Inst{8} = 0; // The W bit.
1018
1019     bits<4> Rt;
1020     let Inst{15-12} = Rt;
1021
1022     bits<13> addr;
1023     let Inst{19-16} = addr{12-9}; // Rn
1024     let Inst{9}     = addr{8};    // U
1025     let Inst{7-0}   = addr{7-0};  // imm
1026   }
1027   def s   : T2Iso <(outs), (ins target:$Rt, t2addrmode_so_reg:$addr), iis,
1028                    opc, ".w\t$Rt, $addr",
1029                    [(opnode target:$Rt, t2addrmode_so_reg:$addr)]> {
1030     let Inst{31-27} = 0b11111;
1031     let Inst{26-23} = 0b0000;
1032     let Inst{22-21} = opcod;
1033     let Inst{20} = 0; // !load
1034     let Inst{11-6} = 0b000000;
1035
1036     bits<4> Rt;
1037     let Inst{15-12} = Rt;
1038
1039     bits<10> addr;
1040     let Inst{19-16}   = addr{9-6}; // Rn
1041     let Inst{3-0} = addr{5-2}; // Rm
1042     let Inst{5-4}   = addr{1-0}; // imm
1043   }
1044 }
1045
1046 /// T2I_ext_rrot - A unary operation with two forms: one whose operand is a
1047 /// register and one whose operand is a register rotated by 8/16/24.
1048 class T2I_ext_rrot<bits<3> opcod, string opc, PatFrag opnode>
1049   : T2TwoReg<(outs rGPR:$Rd), (ins rGPR:$Rm, rot_imm:$rot), IIC_iEXTr,
1050              opc, ".w\t$Rd, $Rm$rot",
1051              [(set rGPR:$Rd, (opnode (rotr rGPR:$Rm, rot_imm:$rot)))]>,
1052              Requires<[IsThumb2]> {
1053    let Inst{31-27} = 0b11111;
1054    let Inst{26-23} = 0b0100;
1055    let Inst{22-20} = opcod;
1056    let Inst{19-16} = 0b1111; // Rn
1057    let Inst{15-12} = 0b1111;
1058    let Inst{7} = 1;
1059
1060    bits<2> rot;
1061    let Inst{5-4} = rot{1-0}; // rotate
1062 }
1063
1064 // UXTB16 - Requres T2ExtractPack, does not need the .w qualifier.
1065 class T2I_ext_rrot_uxtb16<bits<3> opcod, string opc, PatFrag opnode>
1066   : T2TwoReg<(outs rGPR:$Rd), (ins rGPR:$Rm, rot_imm:$rot),
1067              IIC_iEXTr, opc, "\t$Rd, $Rm$rot",
1068             [(set rGPR:$Rd, (opnode (rotr rGPR:$Rm, rot_imm:$rot)))]>,
1069           Requires<[HasT2ExtractPack, IsThumb2]> {
1070   bits<2> rot;
1071   let Inst{31-27} = 0b11111;
1072   let Inst{26-23} = 0b0100;
1073   let Inst{22-20} = opcod;
1074   let Inst{19-16} = 0b1111; // Rn
1075   let Inst{15-12} = 0b1111;
1076   let Inst{7} = 1;
1077   let Inst{5-4} = rot;
1078 }
1079
1080 // SXTB16 - Requres T2ExtractPack, does not need the .w qualifier, no pattern
1081 // supported yet.
1082 class T2I_ext_rrot_sxtb16<bits<3> opcod, string opc>
1083   : T2TwoReg<(outs rGPR:$Rd), (ins rGPR:$Rm, rot_imm:$rot), IIC_iEXTr,
1084              opc, "\t$Rd, $Rm$rot", []>,
1085           Requires<[IsThumb2, HasT2ExtractPack]> {
1086   bits<2> rot;
1087   let Inst{31-27} = 0b11111;
1088   let Inst{26-23} = 0b0100;
1089   let Inst{22-20} = opcod;
1090   let Inst{19-16} = 0b1111; // Rn
1091   let Inst{15-12} = 0b1111;
1092   let Inst{7} = 1;
1093   let Inst{5-4} = rot;
1094 }
1095
1096 /// T2I_exta_rrot - A binary operation with two forms: one whose operand is a
1097 /// register and one whose operand is a register rotated by 8/16/24.
1098 class T2I_exta_rrot<bits<3> opcod, string opc, PatFrag opnode>
1099   : T2ThreeReg<(outs rGPR:$Rd),
1100                (ins rGPR:$Rn, rGPR:$Rm, rot_imm:$rot),
1101                IIC_iEXTAsr, opc, "\t$Rd, $Rn, $Rm$rot",
1102              [(set rGPR:$Rd, (opnode rGPR:$Rn, (rotr rGPR:$Rm,rot_imm:$rot)))]>,
1103            Requires<[HasT2ExtractPack, IsThumb2]> {
1104   bits<2> rot;
1105   let Inst{31-27} = 0b11111;
1106   let Inst{26-23} = 0b0100;
1107   let Inst{22-20} = opcod;
1108   let Inst{15-12} = 0b1111;
1109   let Inst{7} = 1;
1110   let Inst{5-4} = rot;
1111 }
1112
1113 class T2I_exta_rrot_np<bits<3> opcod, string opc>
1114   : T2ThreeReg<(outs rGPR:$Rd), (ins rGPR:$Rn, rGPR:$Rm,rot_imm:$rot),
1115                IIC_iEXTAsr, opc, "\t$Rd, $Rn, $Rm$rot", []> {
1116   bits<2> rot;
1117   let Inst{31-27} = 0b11111;
1118   let Inst{26-23} = 0b0100;
1119   let Inst{22-20} = opcod;
1120   let Inst{15-12} = 0b1111;
1121   let Inst{7} = 1;
1122   let Inst{5-4} = rot;
1123 }
1124
1125 //===----------------------------------------------------------------------===//
1126 // Instructions
1127 //===----------------------------------------------------------------------===//
1128
1129 //===----------------------------------------------------------------------===//
1130 //  Miscellaneous Instructions.
1131 //
1132
1133 class T2PCOneRegImm<dag oops, dag iops, InstrItinClass itin,
1134            string asm, list<dag> pattern>
1135   : T2XI<oops, iops, itin, asm, pattern> {
1136   bits<4> Rd;
1137   bits<12> label;
1138
1139   let Inst{11-8}  = Rd;
1140   let Inst{26}    = label{11};
1141   let Inst{14-12} = label{10-8};
1142   let Inst{7-0}   = label{7-0};
1143 }
1144
1145 // LEApcrel - Load a pc-relative address into a register without offending the
1146 // assembler.
1147 def t2ADR : T2PCOneRegImm<(outs rGPR:$Rd),
1148               (ins t2adrlabel:$addr, pred:$p),
1149               IIC_iALUi, "adr{$p}.w\t$Rd, $addr", []> {
1150   let Inst{31-27} = 0b11110;
1151   let Inst{25-24} = 0b10;
1152   // Inst{23:21} = '11' (add = FALSE) or '00' (add = TRUE)
1153   let Inst{22} = 0;
1154   let Inst{20} = 0;
1155   let Inst{19-16} = 0b1111; // Rn
1156   let Inst{15} = 0;
1157
1158   bits<4> Rd;
1159   bits<13> addr;
1160   let Inst{11-8} = Rd;
1161   let Inst{23}    = addr{12};
1162   let Inst{21}    = addr{12};
1163   let Inst{26}    = addr{11};
1164   let Inst{14-12} = addr{10-8};
1165   let Inst{7-0}   = addr{7-0};
1166
1167   let DecoderMethod = "DecodeT2Adr";
1168 }
1169
1170 let neverHasSideEffects = 1, isReMaterializable = 1 in
1171 def t2LEApcrel   : t2PseudoInst<(outs rGPR:$Rd), (ins i32imm:$label, pred:$p),
1172                                 4, IIC_iALUi, []>;
1173 def t2LEApcrelJT : t2PseudoInst<(outs rGPR:$Rd),
1174                                 (ins i32imm:$label, nohash_imm:$id, pred:$p),
1175                                 4, IIC_iALUi,
1176                                 []>;
1177
1178
1179 //===----------------------------------------------------------------------===//
1180 //  Load / store Instructions.
1181 //
1182
1183 // Load
1184 let canFoldAsLoad = 1, isReMaterializable = 1  in
1185 defm t2LDR   : T2I_ld<0, 0b10, "ldr", IIC_iLoad_i, IIC_iLoad_si, GPR,
1186                       UnOpFrag<(load node:$Src)>>;
1187
1188 // Loads with zero extension
1189 defm t2LDRH  : T2I_ld<0, 0b01, "ldrh", IIC_iLoad_bh_i, IIC_iLoad_bh_si,
1190                       rGPR, UnOpFrag<(zextloadi16 node:$Src)>>;
1191 defm t2LDRB  : T2I_ld<0, 0b00, "ldrb", IIC_iLoad_bh_i, IIC_iLoad_bh_si,
1192                       rGPR, UnOpFrag<(zextloadi8  node:$Src)>>;
1193
1194 // Loads with sign extension
1195 defm t2LDRSH : T2I_ld<1, 0b01, "ldrsh", IIC_iLoad_bh_i, IIC_iLoad_bh_si,
1196                       rGPR, UnOpFrag<(sextloadi16 node:$Src)>>;
1197 defm t2LDRSB : T2I_ld<1, 0b00, "ldrsb", IIC_iLoad_bh_i, IIC_iLoad_bh_si,
1198                       rGPR, UnOpFrag<(sextloadi8  node:$Src)>>;
1199
1200 let mayLoad = 1, neverHasSideEffects = 1, hasExtraDefRegAllocReq = 1 in {
1201 // Load doubleword
1202 def t2LDRDi8  : T2Ii8s4<1, 0, 1, (outs rGPR:$Rt, rGPR:$Rt2),
1203                         (ins t2addrmode_imm8s4:$addr),
1204                         IIC_iLoad_d_i, "ldrd", "\t$Rt, $Rt2, $addr", "", []>;
1205 } // mayLoad = 1, neverHasSideEffects = 1, hasExtraDefRegAllocReq = 1
1206
1207 // zextload i1 -> zextload i8
1208 def : T2Pat<(zextloadi1 t2addrmode_imm12:$addr),
1209             (t2LDRBi12  t2addrmode_imm12:$addr)>;
1210 def : T2Pat<(zextloadi1 t2addrmode_negimm8:$addr),
1211             (t2LDRBi8   t2addrmode_negimm8:$addr)>;
1212 def : T2Pat<(zextloadi1 t2addrmode_so_reg:$addr),
1213             (t2LDRBs    t2addrmode_so_reg:$addr)>;
1214 def : T2Pat<(zextloadi1 (ARMWrapper tconstpool:$addr)),
1215             (t2LDRBpci  tconstpool:$addr)>;
1216
1217 // extload -> zextload
1218 // FIXME: Reduce the number of patterns by legalizing extload to zextload
1219 // earlier?
1220 def : T2Pat<(extloadi1  t2addrmode_imm12:$addr),
1221             (t2LDRBi12  t2addrmode_imm12:$addr)>;
1222 def : T2Pat<(extloadi1  t2addrmode_negimm8:$addr),
1223             (t2LDRBi8   t2addrmode_negimm8:$addr)>;
1224 def : T2Pat<(extloadi1  t2addrmode_so_reg:$addr),
1225             (t2LDRBs    t2addrmode_so_reg:$addr)>;
1226 def : T2Pat<(extloadi1  (ARMWrapper tconstpool:$addr)),
1227             (t2LDRBpci  tconstpool:$addr)>;
1228
1229 def : T2Pat<(extloadi8  t2addrmode_imm12:$addr),
1230             (t2LDRBi12  t2addrmode_imm12:$addr)>;
1231 def : T2Pat<(extloadi8  t2addrmode_negimm8:$addr),
1232             (t2LDRBi8   t2addrmode_negimm8:$addr)>;
1233 def : T2Pat<(extloadi8  t2addrmode_so_reg:$addr),
1234             (t2LDRBs    t2addrmode_so_reg:$addr)>;
1235 def : T2Pat<(extloadi8  (ARMWrapper tconstpool:$addr)),
1236             (t2LDRBpci  tconstpool:$addr)>;
1237
1238 def : T2Pat<(extloadi16 t2addrmode_imm12:$addr),
1239             (t2LDRHi12  t2addrmode_imm12:$addr)>;
1240 def : T2Pat<(extloadi16 t2addrmode_negimm8:$addr),
1241             (t2LDRHi8   t2addrmode_negimm8:$addr)>;
1242 def : T2Pat<(extloadi16 t2addrmode_so_reg:$addr),
1243             (t2LDRHs    t2addrmode_so_reg:$addr)>;
1244 def : T2Pat<(extloadi16 (ARMWrapper tconstpool:$addr)),
1245             (t2LDRHpci  tconstpool:$addr)>;
1246
1247 // FIXME: The destination register of the loads and stores can't be PC, but
1248 //        can be SP. We need another regclass (similar to rGPR) to represent
1249 //        that. Not a pressing issue since these are selected manually,
1250 //        not via pattern.
1251
1252 // Indexed loads
1253
1254 let mayLoad = 1, neverHasSideEffects = 1 in {
1255 def t2LDR_PRE  : T2Ipreldst<0, 0b10, 1, 1, (outs GPR:$Rt, GPR:$Rn_wb),
1256                             (ins t2addrmode_imm8:$addr),
1257                             AddrModeT2_i8, IndexModePre, IIC_iLoad_iu,
1258                             "ldr", "\t$Rt, $addr!", "$addr.base = $Rn_wb",
1259                             []> {
1260   let AsmMatchConverter = "cvtLdWriteBackRegT2AddrModeImm8";
1261 }
1262
1263 def t2LDR_POST : T2Ipostldst<0, 0b10, 1, 0, (outs GPR:$Rt, GPR:$Rn_wb),
1264                           (ins addr_offset_none:$Rn, t2am_imm8_offset:$offset),
1265                           AddrModeT2_i8, IndexModePost, IIC_iLoad_iu,
1266                           "ldr", "\t$Rt, $Rn, $offset", "$Rn = $Rn_wb", []>;
1267
1268 def t2LDRB_PRE : T2Ipreldst<0, 0b00, 1, 1, (outs GPR:$Rt, GPR:$Rn_wb),
1269                             (ins t2addrmode_imm8:$addr),
1270                             AddrModeT2_i8, IndexModePre, IIC_iLoad_bh_iu,
1271                             "ldrb", "\t$Rt, $addr!", "$addr.base = $Rn_wb",
1272                             []> {
1273   let AsmMatchConverter = "cvtLdWriteBackRegT2AddrModeImm8";
1274 }
1275 def t2LDRB_POST : T2Ipostldst<0, 0b00, 1, 0, (outs GPR:$Rt, GPR:$Rn_wb),
1276                           (ins addr_offset_none:$Rn, t2am_imm8_offset:$offset),
1277                           AddrModeT2_i8, IndexModePost, IIC_iLoad_bh_iu,
1278                           "ldrb", "\t$Rt, $Rn, $offset", "$Rn = $Rn_wb", []>;
1279
1280 def t2LDRH_PRE : T2Ipreldst<0, 0b01, 1, 1, (outs GPR:$Rt, GPR:$Rn_wb),
1281                             (ins t2addrmode_imm8:$addr),
1282                             AddrModeT2_i8, IndexModePre, IIC_iLoad_bh_iu,
1283                             "ldrh", "\t$Rt, $addr!", "$addr.base = $Rn_wb",
1284                             []> {
1285   let AsmMatchConverter = "cvtLdWriteBackRegT2AddrModeImm8";
1286 }
1287 def t2LDRH_POST : T2Ipostldst<0, 0b01, 1, 0, (outs GPR:$Rt, GPR:$Rn_wb),
1288                           (ins addr_offset_none:$Rn, t2am_imm8_offset:$offset),
1289                           AddrModeT2_i8, IndexModePost, IIC_iLoad_bh_iu,
1290                           "ldrh", "\t$Rt, $Rn, $offset", "$Rn = $Rn_wb", []>;
1291
1292 def t2LDRSB_PRE : T2Ipreldst<1, 0b00, 1, 1, (outs GPR:$Rt, GPR:$Rn_wb),
1293                             (ins t2addrmode_imm8:$addr),
1294                             AddrModeT2_i8, IndexModePre, IIC_iLoad_bh_iu,
1295                             "ldrsb", "\t$Rt, $addr!", "$addr.base = $Rn_wb",
1296                             []> {
1297   let AsmMatchConverter = "cvtLdWriteBackRegT2AddrModeImm8";
1298 }
1299 def t2LDRSB_POST : T2Ipostldst<1, 0b00, 1, 0, (outs GPR:$Rt, GPR:$Rn_wb),
1300                           (ins addr_offset_none:$Rn, t2am_imm8_offset:$offset),
1301                           AddrModeT2_i8, IndexModePost, IIC_iLoad_bh_iu,
1302                           "ldrsb", "\t$Rt, $Rn, $offset", "$Rn = $Rn_wb", []>;
1303
1304 def t2LDRSH_PRE : T2Ipreldst<1, 0b01, 1, 1, (outs GPR:$Rt, GPR:$Rn_wb),
1305                             (ins t2addrmode_imm8:$addr),
1306                             AddrModeT2_i8, IndexModePre, IIC_iLoad_bh_iu,
1307                             "ldrsh", "\t$Rt, $addr!", "$addr.base = $Rn_wb",
1308                             []> {
1309   let AsmMatchConverter = "cvtLdWriteBackRegT2AddrModeImm8";
1310 }
1311 def t2LDRSH_POST : T2Ipostldst<1, 0b01, 1, 0, (outs GPR:$Rt, GPR:$Rn_wb),
1312                           (ins addr_offset_none:$Rn, t2am_imm8_offset:$offset),
1313                           AddrModeT2_i8, IndexModePost, IIC_iLoad_bh_iu,
1314                           "ldrsh", "\t$Rt, $Rn, $offset", "$Rn = $Rn_wb", []>;
1315 } // mayLoad = 1, neverHasSideEffects = 1
1316
1317 // LDRT, LDRBT, LDRHT, LDRSBT, LDRSHT all have offset mode (PUW=0b110).
1318 // Ref: A8.6.57 LDR (immediate, Thumb) Encoding T4
1319 class T2IldT<bit signed, bits<2> type, string opc, InstrItinClass ii>
1320   : T2Ii8<(outs rGPR:$Rt), (ins t2addrmode_posimm8:$addr), ii, opc,
1321           "\t$Rt, $addr", []> {
1322   bits<4> Rt;
1323   bits<13> addr;
1324   let Inst{31-27} = 0b11111;
1325   let Inst{26-25} = 0b00;
1326   let Inst{24} = signed;
1327   let Inst{23} = 0;
1328   let Inst{22-21} = type;
1329   let Inst{20} = 1; // load
1330   let Inst{19-16} = addr{12-9};
1331   let Inst{15-12} = Rt;
1332   let Inst{11} = 1;
1333   let Inst{10-8} = 0b110; // PUW.
1334   let Inst{7-0} = addr{7-0};
1335 }
1336
1337 def t2LDRT   : T2IldT<0, 0b10, "ldrt", IIC_iLoad_i>;
1338 def t2LDRBT  : T2IldT<0, 0b00, "ldrbt", IIC_iLoad_bh_i>;
1339 def t2LDRHT  : T2IldT<0, 0b01, "ldrht", IIC_iLoad_bh_i>;
1340 def t2LDRSBT : T2IldT<1, 0b00, "ldrsbt", IIC_iLoad_bh_i>;
1341 def t2LDRSHT : T2IldT<1, 0b01, "ldrsht", IIC_iLoad_bh_i>;
1342
1343 // Store
1344 defm t2STR :T2I_st<0b10,"str", IIC_iStore_i, IIC_iStore_si, GPR,
1345                    BinOpFrag<(store node:$LHS, node:$RHS)>>;
1346 defm t2STRB:T2I_st<0b00,"strb", IIC_iStore_bh_i, IIC_iStore_bh_si,
1347                    rGPR, BinOpFrag<(truncstorei8 node:$LHS, node:$RHS)>>;
1348 defm t2STRH:T2I_st<0b01,"strh", IIC_iStore_bh_i, IIC_iStore_bh_si,
1349                    rGPR, BinOpFrag<(truncstorei16 node:$LHS, node:$RHS)>>;
1350
1351 // Store doubleword
1352 let mayLoad = 1, neverHasSideEffects = 1, hasExtraSrcRegAllocReq = 1 in
1353 def t2STRDi8 : T2Ii8s4<1, 0, 0, (outs),
1354                        (ins GPR:$Rt, GPR:$Rt2, t2addrmode_imm8s4:$addr),
1355                IIC_iStore_d_r, "strd", "\t$Rt, $Rt2, $addr", "", []>;
1356
1357 // Indexed stores
1358 def t2STR_PRE  : T2Ipreldst<0, 0b10, 0, 1, (outs GPRnopc:$Rn_wb),
1359                             (ins rGPR:$Rt, GPRnopc:$Rn, t2am_imm8_offset:$addr),
1360                             AddrModeT2_i8, IndexModePre, IIC_iStore_iu,
1361                          "str", "\t$Rt, [$Rn, $addr]!",
1362                          "$Rn = $Rn_wb,@earlyclobber $Rn_wb",
1363              [(set GPRnopc:$Rn_wb,
1364                    (pre_store rGPR:$Rt, GPRnopc:$Rn, t2am_imm8_offset:$addr))]>;
1365
1366 def t2STR_POST : T2Ipostldst<0, 0b10, 0, 0, (outs GPRnopc:$Rn_wb),
1367                             (ins rGPR:$Rt, addr_offset_none:$Rn, t2am_imm8_offset:$offset),
1368                             AddrModeT2_i8, IndexModePost, IIC_iStore_iu,
1369                           "str", "\t$Rt, $Rn, $offset",
1370                           "$Rn = $Rn_wb,@earlyclobber $Rn_wb",
1371              [(set GPRnopc:$Rn_wb,
1372                   (post_store rGPR:$Rt, addr_offset_none:$Rn, t2am_imm8_offset:$offset))]>;
1373
1374 def t2STRH_PRE  : T2Ipreldst<0, 0b01, 0, 1, (outs GPRnopc:$Rn_wb),
1375                             (ins rGPR:$Rt, GPRnopc:$Rn, t2am_imm8_offset:$addr),
1376                             AddrModeT2_i8, IndexModePre, IIC_iStore_iu,
1377                         "strh", "\t$Rt, [$Rn, $addr]!",
1378                         "$Rn = $Rn_wb,@earlyclobber $Rn_wb",
1379         [(set GPRnopc:$Rn_wb,
1380               (pre_truncsti16 rGPR:$Rt, GPRnopc:$Rn, t2am_imm8_offset:$addr))]>;
1381
1382 def t2STRH_POST : T2Ipostldst<0, 0b01, 0, 0, (outs GPRnopc:$Rn_wb),
1383                             (ins rGPR:$Rt, addr_offset_none:$Rn, t2am_imm8_offset:$offset),
1384                             AddrModeT2_i8, IndexModePost, IIC_iStore_bh_iu,
1385                          "strh", "\t$Rt, $Rn, $offset",
1386                          "$Rn = $Rn_wb,@earlyclobber $Rn_wb",
1387        [(set GPRnopc:$Rn_wb,
1388              (post_truncsti16 rGPR:$Rt, addr_offset_none:$Rn, t2am_imm8_offset:$offset))]>;
1389
1390 def t2STRB_PRE  : T2Ipreldst<0, 0b00, 0, 1, (outs GPRnopc:$Rn_wb),
1391                             (ins rGPR:$Rt, GPRnopc:$Rn, t2am_imm8_offset:$addr),
1392                             AddrModeT2_i8, IndexModePre, IIC_iStore_bh_iu,
1393                         "strb", "\t$Rt, [$Rn, $addr]!",
1394                         "$Rn = $Rn_wb,@earlyclobber $Rn_wb",
1395          [(set GPRnopc:$Rn_wb,
1396                (pre_truncsti8 rGPR:$Rt, GPRnopc:$Rn, t2am_imm8_offset:$addr))]>;
1397
1398 def t2STRB_POST : T2Ipostldst<0, 0b00, 0, 0, (outs GPRnopc:$Rn_wb),
1399                             (ins rGPR:$Rt, addr_offset_none:$Rn, t2am_imm8_offset:$offset),
1400                             AddrModeT2_i8, IndexModePost, IIC_iStore_bh_iu,
1401                          "strb", "\t$Rt, $Rn, $offset",
1402                          "$Rn = $Rn_wb,@earlyclobber $Rn_wb",
1403         [(set GPRnopc:$Rn_wb,
1404               (post_truncsti8 rGPR:$Rt, addr_offset_none:$Rn, t2am_imm8_offset:$offset))]>;
1405
1406 // STRT, STRBT, STRHT all have offset mode (PUW=0b110) and are for disassembly
1407 // only.
1408 // Ref: A8.6.193 STR (immediate, Thumb) Encoding T4
1409 class T2IstT<bits<2> type, string opc, InstrItinClass ii>
1410   : T2Ii8<(outs rGPR:$Rt), (ins t2addrmode_imm8:$addr), ii, opc,
1411           "\t$Rt, $addr", []> {
1412   let Inst{31-27} = 0b11111;
1413   let Inst{26-25} = 0b00;
1414   let Inst{24} = 0; // not signed
1415   let Inst{23} = 0;
1416   let Inst{22-21} = type;
1417   let Inst{20} = 0; // store
1418   let Inst{11} = 1;
1419   let Inst{10-8} = 0b110; // PUW
1420
1421   bits<4> Rt;
1422   bits<13> addr;
1423   let Inst{15-12} = Rt;
1424   let Inst{19-16} = addr{12-9};
1425   let Inst{7-0}   = addr{7-0};
1426 }
1427
1428 def t2STRT   : T2IstT<0b10, "strt", IIC_iStore_i>;
1429 def t2STRBT  : T2IstT<0b00, "strbt", IIC_iStore_bh_i>;
1430 def t2STRHT  : T2IstT<0b01, "strht", IIC_iStore_bh_i>;
1431
1432 // ldrd / strd pre / post variants
1433 // For disassembly only.
1434
1435 def t2LDRD_PRE  : T2Ii8s4<1, 1, 1, (outs rGPR:$Rt, rGPR:$Rt2, GPR:$wb),
1436                  (ins t2addrmode_imm8s4:$addr), IIC_iLoad_d_ru,
1437                  "ldrd", "\t$Rt, $Rt2, $addr!", "$addr.base = $wb", []> {
1438   let AsmMatchConverter = "cvtT2LdrdPre";
1439   let DecoderMethod = "DecodeT2LDRDPreInstruction";
1440 }
1441
1442 def t2LDRD_POST : T2Ii8s4post<0, 1, 1, (outs rGPR:$Rt, rGPR:$Rt2, GPR:$wb),
1443                  (ins addr_offset_none:$addr, t2am_imm8s4_offset:$imm),
1444                  IIC_iLoad_d_ru, "ldrd", "\t$Rt, $Rt2, $addr, $imm",
1445                  "$addr.base = $wb", []>;
1446
1447 def t2STRD_PRE  : T2Ii8s4<1, 1, 0, (outs GPR:$wb),
1448                  (ins rGPR:$Rt, rGPR:$Rt2, t2addrmode_imm8s4:$addr),
1449                  IIC_iStore_d_ru, "strd", "\t$Rt, $Rt2, $addr!",
1450                  "$addr.base = $wb", []> {
1451   let AsmMatchConverter = "cvtT2StrdPre";
1452   let DecoderMethod = "DecodeT2STRDPreInstruction";
1453 }
1454
1455 def t2STRD_POST : T2Ii8s4post<0, 1, 0, (outs GPR:$wb),
1456                  (ins rGPR:$Rt, rGPR:$Rt2, addr_offset_none:$addr,
1457                       t2am_imm8s4_offset:$imm),
1458                  IIC_iStore_d_ru, "strd", "\t$Rt, $Rt2, $addr, $imm",
1459                  "$addr.base = $wb", []>;
1460
1461 // T2Ipl (Preload Data/Instruction) signals the memory system of possible future
1462 // data/instruction access.  These are for disassembly only.
1463 // instr_write is inverted for Thumb mode: (prefetch 3) -> (preload 0),
1464 // (prefetch 1) -> (preload 2),  (prefetch 2) -> (preload 1).
1465 multiclass T2Ipl<bits<1> write, bits<1> instr, string opc> {
1466
1467   def i12 : T2Ii12<(outs), (ins t2addrmode_imm12:$addr), IIC_Preload, opc,
1468                 "\t$addr",
1469               [(ARMPreload t2addrmode_imm12:$addr, (i32 write), (i32 instr))]> {
1470     let Inst{31-25} = 0b1111100;
1471     let Inst{24} = instr;
1472     let Inst{22} = 0;
1473     let Inst{21} = write;
1474     let Inst{20} = 1;
1475     let Inst{15-12} = 0b1111;
1476
1477     bits<17> addr;
1478     let addr{12}    = 1;           // add = TRUE
1479     let Inst{19-16} = addr{16-13}; // Rn
1480     let Inst{23}    = addr{12};    // U
1481     let Inst{11-0}  = addr{11-0};  // imm12
1482   }
1483
1484   def i8 : T2Ii8<(outs), (ins t2addrmode_negimm8:$addr), IIC_Preload, opc,
1485                 "\t$addr",
1486             [(ARMPreload t2addrmode_negimm8:$addr, (i32 write), (i32 instr))]> {
1487     let Inst{31-25} = 0b1111100;
1488     let Inst{24} = instr;
1489     let Inst{23} = 0; // U = 0
1490     let Inst{22} = 0;
1491     let Inst{21} = write;
1492     let Inst{20} = 1;
1493     let Inst{15-12} = 0b1111;
1494     let Inst{11-8} = 0b1100;
1495
1496     bits<13> addr;
1497     let Inst{19-16} = addr{12-9}; // Rn
1498     let Inst{7-0}   = addr{7-0};  // imm8
1499   }
1500
1501   def s : T2Iso<(outs), (ins t2addrmode_so_reg:$addr), IIC_Preload, opc,
1502                "\t$addr",
1503              [(ARMPreload t2addrmode_so_reg:$addr, (i32 write), (i32 instr))]> {
1504     let Inst{31-25} = 0b1111100;
1505     let Inst{24} = instr;
1506     let Inst{23} = 0; // add = TRUE for T1
1507     let Inst{22} = 0;
1508     let Inst{21} = write;
1509     let Inst{20} = 1;
1510     let Inst{15-12} = 0b1111;
1511     let Inst{11-6} = 0000000;
1512
1513     bits<10> addr;
1514     let Inst{19-16} = addr{9-6}; // Rn
1515     let Inst{3-0}   = addr{5-2}; // Rm
1516     let Inst{5-4}   = addr{1-0}; // imm2
1517
1518     let DecoderMethod = "DecodeT2LoadShift";
1519   }
1520 }
1521
1522 defm t2PLD  : T2Ipl<0, 0, "pld">,  Requires<[IsThumb2]>;
1523 defm t2PLDW : T2Ipl<1, 0, "pldw">, Requires<[IsThumb2,HasV7,HasMP]>;
1524 defm t2PLI  : T2Ipl<0, 1, "pli">,  Requires<[IsThumb2,HasV7]>;
1525
1526 //===----------------------------------------------------------------------===//
1527 //  Load / store multiple Instructions.
1528 //
1529
1530 multiclass thumb2_ldst_mult<string asm, InstrItinClass itin,
1531                             InstrItinClass itin_upd, bit L_bit> {
1532   def IA :
1533     T2XI<(outs), (ins GPR:$Rn, pred:$p, reglist:$regs, variable_ops),
1534          itin, !strconcat(asm, "${p}.w\t$Rn, $regs"), []> {
1535     bits<4>  Rn;
1536     bits<16> regs;
1537
1538     let Inst{31-27} = 0b11101;
1539     let Inst{26-25} = 0b00;
1540     let Inst{24-23} = 0b01;     // Increment After
1541     let Inst{22}    = 0;
1542     let Inst{21}    = 0;        // No writeback
1543     let Inst{20}    = L_bit;
1544     let Inst{19-16} = Rn;
1545     let Inst{15-0}  = regs;
1546   }
1547   def IA_UPD :
1548     T2XIt<(outs GPR:$wb), (ins GPR:$Rn, pred:$p, reglist:$regs, variable_ops),
1549           itin_upd, !strconcat(asm, "${p}.w\t$Rn!, $regs"), "$Rn = $wb", []> {
1550     bits<4>  Rn;
1551     bits<16> regs;
1552
1553     let Inst{31-27} = 0b11101;
1554     let Inst{26-25} = 0b00;
1555     let Inst{24-23} = 0b01;     // Increment After
1556     let Inst{22}    = 0;
1557     let Inst{21}    = 1;        // Writeback
1558     let Inst{20}    = L_bit;
1559     let Inst{19-16} = Rn;
1560     let Inst{15-0}  = regs;
1561   }
1562   def DB :
1563     T2XI<(outs), (ins GPR:$Rn, pred:$p, reglist:$regs, variable_ops),
1564          itin, !strconcat(asm, "db${p}\t$Rn, $regs"), []> {
1565     bits<4>  Rn;
1566     bits<16> regs;
1567
1568     let Inst{31-27} = 0b11101;
1569     let Inst{26-25} = 0b00;
1570     let Inst{24-23} = 0b10;     // Decrement Before
1571     let Inst{22}    = 0;
1572     let Inst{21}    = 0;        // No writeback
1573     let Inst{20}    = L_bit;
1574     let Inst{19-16} = Rn;
1575     let Inst{15-0}  = regs;
1576   }
1577   def DB_UPD :
1578     T2XIt<(outs GPR:$wb), (ins GPR:$Rn, pred:$p, reglist:$regs, variable_ops),
1579           itin_upd, !strconcat(asm, "db${p}\t$Rn!, $regs"), "$Rn = $wb", []> {
1580     bits<4>  Rn;
1581     bits<16> regs;
1582
1583     let Inst{31-27} = 0b11101;
1584     let Inst{26-25} = 0b00;
1585     let Inst{24-23} = 0b10;     // Decrement Before
1586     let Inst{22}    = 0;
1587     let Inst{21}    = 1;        // Writeback
1588     let Inst{20}    = L_bit;
1589     let Inst{19-16} = Rn;
1590     let Inst{15-0}  = regs;
1591   }
1592 }
1593
1594 let neverHasSideEffects = 1 in {
1595
1596 let mayLoad = 1, hasExtraDefRegAllocReq = 1 in
1597 defm t2LDM : thumb2_ldst_mult<"ldm", IIC_iLoad_m, IIC_iLoad_mu, 1>;
1598
1599 let mayStore = 1, hasExtraSrcRegAllocReq = 1 in
1600 defm t2STM : thumb2_ldst_mult<"stm", IIC_iStore_m, IIC_iStore_mu, 0>;
1601
1602 } // neverHasSideEffects
1603
1604
1605 //===----------------------------------------------------------------------===//
1606 //  Move Instructions.
1607 //
1608
1609 let neverHasSideEffects = 1 in
1610 def t2MOVr : T2sTwoReg<(outs GPR:$Rd), (ins GPR:$Rm), IIC_iMOVr,
1611                    "mov", ".w\t$Rd, $Rm", []> {
1612   let Inst{31-27} = 0b11101;
1613   let Inst{26-25} = 0b01;
1614   let Inst{24-21} = 0b0010;
1615   let Inst{19-16} = 0b1111; // Rn
1616   let Inst{14-12} = 0b000;
1617   let Inst{7-4} = 0b0000;
1618 }
1619
1620 // AddedComplexity to ensure isel tries t2MOVi before t2MOVi16.
1621 let isReMaterializable = 1, isAsCheapAsAMove = 1, isMoveImm = 1,
1622     AddedComplexity = 1 in
1623 def t2MOVi : T2sOneRegImm<(outs rGPR:$Rd), (ins t2_so_imm:$imm), IIC_iMOVi,
1624                    "mov", ".w\t$Rd, $imm",
1625                    [(set rGPR:$Rd, t2_so_imm:$imm)]> {
1626   let Inst{31-27} = 0b11110;
1627   let Inst{25} = 0;
1628   let Inst{24-21} = 0b0010;
1629   let Inst{19-16} = 0b1111; // Rn
1630   let Inst{15} = 0;
1631 }
1632
1633 def : t2InstAlias<"mov${s}${p} $Rd, $imm", (t2MOVi rGPR:$Rd, t2_so_imm:$imm,
1634                                                    pred:$p, cc_out:$s)>;
1635
1636 let isReMaterializable = 1, isAsCheapAsAMove = 1, isMoveImm = 1 in
1637 def t2MOVi16 : T2I<(outs rGPR:$Rd), (ins imm0_65535_expr:$imm), IIC_iMOVi,
1638                    "movw", "\t$Rd, $imm",
1639                    [(set rGPR:$Rd, imm0_65535:$imm)]> {
1640   let Inst{31-27} = 0b11110;
1641   let Inst{25} = 1;
1642   let Inst{24-21} = 0b0010;
1643   let Inst{20} = 0; // The S bit.
1644   let Inst{15} = 0;
1645
1646   bits<4> Rd;
1647   bits<16> imm;
1648
1649   let Inst{11-8}  = Rd;
1650   let Inst{19-16} = imm{15-12};
1651   let Inst{26}    = imm{11};
1652   let Inst{14-12} = imm{10-8};
1653   let Inst{7-0}   = imm{7-0};
1654 }
1655
1656 def t2MOVi16_ga_pcrel : PseudoInst<(outs rGPR:$Rd),
1657                                 (ins i32imm:$addr, pclabel:$id), IIC_iMOVi, []>;
1658
1659 let Constraints = "$src = $Rd" in {
1660 def t2MOVTi16 : T2I<(outs rGPR:$Rd),
1661                     (ins rGPR:$src, imm0_65535_expr:$imm), IIC_iMOVi,
1662                     "movt", "\t$Rd, $imm",
1663                     [(set rGPR:$Rd,
1664                           (or (and rGPR:$src, 0xffff), lo16AllZero:$imm))]> {
1665   let Inst{31-27} = 0b11110;
1666   let Inst{25} = 1;
1667   let Inst{24-21} = 0b0110;
1668   let Inst{20} = 0; // The S bit.
1669   let Inst{15} = 0;
1670
1671   bits<4> Rd;
1672   bits<16> imm;
1673
1674   let Inst{11-8}  = Rd;
1675   let Inst{19-16} = imm{15-12};
1676   let Inst{26}    = imm{11};
1677   let Inst{14-12} = imm{10-8};
1678   let Inst{7-0}   = imm{7-0};
1679 }
1680
1681 def t2MOVTi16_ga_pcrel : PseudoInst<(outs rGPR:$Rd),
1682                      (ins rGPR:$src, i32imm:$addr, pclabel:$id), IIC_iMOVi, []>;
1683 } // Constraints
1684
1685 def : T2Pat<(or rGPR:$src, 0xffff0000), (t2MOVTi16 rGPR:$src, 0xffff)>;
1686
1687 //===----------------------------------------------------------------------===//
1688 //  Extend Instructions.
1689 //
1690
1691 // Sign extenders
1692
1693 def t2SXTB  : T2I_ext_rrot<0b100, "sxtb",
1694                               UnOpFrag<(sext_inreg node:$Src, i8)>>;
1695 def t2SXTH  : T2I_ext_rrot<0b000, "sxth",
1696                               UnOpFrag<(sext_inreg node:$Src, i16)>>;
1697 def t2SXTB16 : T2I_ext_rrot_sxtb16<0b010, "sxtb16">;
1698
1699 def t2SXTAB : T2I_exta_rrot<0b100, "sxtab",
1700                         BinOpFrag<(add node:$LHS, (sext_inreg node:$RHS, i8))>>;
1701 def t2SXTAH : T2I_exta_rrot<0b000, "sxtah",
1702                         BinOpFrag<(add node:$LHS, (sext_inreg node:$RHS,i16))>>;
1703 def t2SXTAB16 : T2I_exta_rrot_np<0b010, "sxtab16">;
1704
1705 // TODO: SXT(A){B|H}16
1706
1707 // Zero extenders
1708
1709 let AddedComplexity = 16 in {
1710 def t2UXTB   : T2I_ext_rrot<0b101, "uxtb",
1711                                UnOpFrag<(and node:$Src, 0x000000FF)>>;
1712 def t2UXTH   : T2I_ext_rrot<0b001, "uxth",
1713                                UnOpFrag<(and node:$Src, 0x0000FFFF)>>;
1714 def t2UXTB16 : T2I_ext_rrot_uxtb16<0b011, "uxtb16",
1715                                UnOpFrag<(and node:$Src, 0x00FF00FF)>>;
1716
1717 // FIXME: This pattern incorrectly assumes the shl operator is a rotate.
1718 //        The transformation should probably be done as a combiner action
1719 //        instead so we can include a check for masking back in the upper
1720 //        eight bits of the source into the lower eight bits of the result.
1721 //def : T2Pat<(and (shl rGPR:$Src, (i32 8)), 0xFF00FF),
1722 //            (t2UXTB16 rGPR:$Src, 3)>,
1723 //          Requires<[HasT2ExtractPack, IsThumb2]>;
1724 def : T2Pat<(and (srl rGPR:$Src, (i32 8)), 0xFF00FF),
1725             (t2UXTB16 rGPR:$Src, 1)>,
1726         Requires<[HasT2ExtractPack, IsThumb2]>;
1727
1728 def t2UXTAB : T2I_exta_rrot<0b101, "uxtab",
1729                            BinOpFrag<(add node:$LHS, (and node:$RHS, 0x00FF))>>;
1730 def t2UXTAH : T2I_exta_rrot<0b001, "uxtah",
1731                            BinOpFrag<(add node:$LHS, (and node:$RHS, 0xFFFF))>>;
1732 def t2UXTAB16 : T2I_exta_rrot_np<0b011, "uxtab16">;
1733 }
1734
1735 //===----------------------------------------------------------------------===//
1736 //  Arithmetic Instructions.
1737 //
1738
1739 defm t2ADD  : T2I_bin_ii12rs<0b000, "add",
1740                              BinOpFrag<(add  node:$LHS, node:$RHS)>, 1>;
1741 defm t2SUB  : T2I_bin_ii12rs<0b101, "sub",
1742                              BinOpFrag<(sub  node:$LHS, node:$RHS)>>;
1743
1744 // ADD and SUB with 's' bit set. No 12-bit immediate (T4) variants.
1745 // FIXME: Eliminate them if we can write def : Pat patterns which defines
1746 // CPSR and the implicit def of CPSR is not needed.
1747 defm t2ADDS : T2I_bin_s_irs <0b1000, "add",
1748                              IIC_iALUi, IIC_iALUr, IIC_iALUsi,
1749                              BinOpFrag<(ARMaddc node:$LHS, node:$RHS)>, 1>;
1750 defm t2SUBS : T2I_bin_s_irs <0b1101, "sub",
1751                              IIC_iALUi, IIC_iALUr, IIC_iALUsi,
1752                              BinOpFrag<(ARMsubc node:$LHS, node:$RHS)>>;
1753
1754 let hasPostISelHook = 1 in {
1755 defm t2ADC  : T2I_adde_sube_irs<0b1010, "adc",
1756               BinOpWithFlagFrag<(ARMadde node:$LHS, node:$RHS, node:$FLAG)>, 1>;
1757 defm t2SBC  : T2I_adde_sube_irs<0b1011, "sbc",
1758               BinOpWithFlagFrag<(ARMsube node:$LHS, node:$RHS, node:$FLAG)>>;
1759 }
1760
1761 // RSB
1762 defm t2RSB  : T2I_rbin_irs  <0b1110, "rsb",
1763                              BinOpFrag<(sub  node:$LHS, node:$RHS)>>;
1764
1765 // FIXME: Eliminate them if we can write def : Pat patterns which defines
1766 // CPSR and the implicit def of CPSR is not needed.
1767 defm t2RSBS : T2I_rbin_s_is <0b1110, "rsb",
1768                              BinOpFrag<(ARMsubc node:$LHS, node:$RHS)>>;
1769
1770 // (sub X, imm) gets canonicalized to (add X, -imm).  Match this form.
1771 // The assume-no-carry-in form uses the negation of the input since add/sub
1772 // assume opposite meanings of the carry flag (i.e., carry == !borrow).
1773 // See the definition of AddWithCarry() in the ARM ARM A2.2.1 for the gory
1774 // details.
1775 // The AddedComplexity preferences the first variant over the others since
1776 // it can be shrunk to a 16-bit wide encoding, while the others cannot.
1777 let AddedComplexity = 1 in
1778 def : T2Pat<(add        GPR:$src, imm0_255_neg:$imm),
1779             (t2SUBri    GPR:$src, imm0_255_neg:$imm)>;
1780 def : T2Pat<(add        GPR:$src, t2_so_imm_neg:$imm),
1781             (t2SUBri    GPR:$src, t2_so_imm_neg:$imm)>;
1782 def : T2Pat<(add        GPR:$src, imm0_4095_neg:$imm),
1783             (t2SUBri12  GPR:$src, imm0_4095_neg:$imm)>;
1784 let AddedComplexity = 1 in
1785 def : T2Pat<(ARMaddc    rGPR:$src, imm0_255_neg:$imm),
1786             (t2SUBSri   rGPR:$src, imm0_255_neg:$imm)>;
1787 def : T2Pat<(ARMaddc    rGPR:$src, t2_so_imm_neg:$imm),
1788             (t2SUBSri   rGPR:$src, t2_so_imm_neg:$imm)>;
1789 // The with-carry-in form matches bitwise not instead of the negation.
1790 // Effectively, the inverse interpretation of the carry flag already accounts
1791 // for part of the negation.
1792 let AddedComplexity = 1 in
1793 def : T2Pat<(ARMadde    rGPR:$src, imm0_255_not:$imm, CPSR),
1794             (t2SBCri    rGPR:$src, imm0_255_not:$imm)>;
1795 def : T2Pat<(ARMadde    rGPR:$src, t2_so_imm_not:$imm, CPSR),
1796             (t2SBCri    rGPR:$src, t2_so_imm_not:$imm)>;
1797
1798 // Select Bytes -- for disassembly only
1799
1800 def t2SEL : T2ThreeReg<(outs GPR:$Rd), (ins GPR:$Rn, GPR:$Rm),
1801                 NoItinerary, "sel", "\t$Rd, $Rn, $Rm", []>,
1802           Requires<[IsThumb2, HasThumb2DSP]> {
1803   let Inst{31-27} = 0b11111;
1804   let Inst{26-24} = 0b010;
1805   let Inst{23} = 0b1;
1806   let Inst{22-20} = 0b010;
1807   let Inst{15-12} = 0b1111;
1808   let Inst{7} = 0b1;
1809   let Inst{6-4} = 0b000;
1810 }
1811
1812 // A6.3.13, A6.3.14, A6.3.15 Parallel addition and subtraction (signed/unsigned)
1813 // And Miscellaneous operations -- for disassembly only
1814 class T2I_pam<bits<3> op22_20, bits<4> op7_4, string opc,
1815               list<dag> pat = [/* For disassembly only; pattern left blank */],
1816               dag iops = (ins rGPR:$Rn, rGPR:$Rm),
1817               string asm = "\t$Rd, $Rn, $Rm">
1818   : T2I<(outs rGPR:$Rd), iops, NoItinerary, opc, asm, pat>,
1819     Requires<[IsThumb2, HasThumb2DSP]> {
1820   let Inst{31-27} = 0b11111;
1821   let Inst{26-23} = 0b0101;
1822   let Inst{22-20} = op22_20;
1823   let Inst{15-12} = 0b1111;
1824   let Inst{7-4} = op7_4;
1825
1826   bits<4> Rd;
1827   bits<4> Rn;
1828   bits<4> Rm;
1829
1830   let Inst{11-8}  = Rd;
1831   let Inst{19-16} = Rn;
1832   let Inst{3-0}   = Rm;
1833 }
1834
1835 // Saturating add/subtract -- for disassembly only
1836
1837 def t2QADD    : T2I_pam<0b000, 0b1000, "qadd",
1838                         [(set rGPR:$Rd, (int_arm_qadd rGPR:$Rn, rGPR:$Rm))],
1839                         (ins rGPR:$Rm, rGPR:$Rn), "\t$Rd, $Rm, $Rn">;
1840 def t2QADD16  : T2I_pam<0b001, 0b0001, "qadd16">;
1841 def t2QADD8   : T2I_pam<0b000, 0b0001, "qadd8">;
1842 def t2QASX    : T2I_pam<0b010, 0b0001, "qasx">;
1843 def t2QDADD   : T2I_pam<0b000, 0b1001, "qdadd", [],
1844                         (ins rGPR:$Rm, rGPR:$Rn), "\t$Rd, $Rm, $Rn">;
1845 def t2QDSUB   : T2I_pam<0b000, 0b1011, "qdsub", [],
1846                         (ins rGPR:$Rm, rGPR:$Rn), "\t$Rd, $Rm, $Rn">;
1847 def t2QSAX    : T2I_pam<0b110, 0b0001, "qsax">;
1848 def t2QSUB    : T2I_pam<0b000, 0b1010, "qsub",
1849                         [(set rGPR:$Rd, (int_arm_qsub rGPR:$Rn, rGPR:$Rm))],
1850                         (ins rGPR:$Rm, rGPR:$Rn), "\t$Rd, $Rm, $Rn">;
1851 def t2QSUB16  : T2I_pam<0b101, 0b0001, "qsub16">;
1852 def t2QSUB8   : T2I_pam<0b100, 0b0001, "qsub8">;
1853 def t2UQADD16 : T2I_pam<0b001, 0b0101, "uqadd16">;
1854 def t2UQADD8  : T2I_pam<0b000, 0b0101, "uqadd8">;
1855 def t2UQASX   : T2I_pam<0b010, 0b0101, "uqasx">;
1856 def t2UQSAX   : T2I_pam<0b110, 0b0101, "uqsax">;
1857 def t2UQSUB16 : T2I_pam<0b101, 0b0101, "uqsub16">;
1858 def t2UQSUB8  : T2I_pam<0b100, 0b0101, "uqsub8">;
1859
1860 // Signed/Unsigned add/subtract -- for disassembly only
1861
1862 def t2SASX    : T2I_pam<0b010, 0b0000, "sasx">;
1863 def t2SADD16  : T2I_pam<0b001, 0b0000, "sadd16">;
1864 def t2SADD8   : T2I_pam<0b000, 0b0000, "sadd8">;
1865 def t2SSAX    : T2I_pam<0b110, 0b0000, "ssax">;
1866 def t2SSUB16  : T2I_pam<0b101, 0b0000, "ssub16">;
1867 def t2SSUB8   : T2I_pam<0b100, 0b0000, "ssub8">;
1868 def t2UASX    : T2I_pam<0b010, 0b0100, "uasx">;
1869 def t2UADD16  : T2I_pam<0b001, 0b0100, "uadd16">;
1870 def t2UADD8   : T2I_pam<0b000, 0b0100, "uadd8">;
1871 def t2USAX    : T2I_pam<0b110, 0b0100, "usax">;
1872 def t2USUB16  : T2I_pam<0b101, 0b0100, "usub16">;
1873 def t2USUB8   : T2I_pam<0b100, 0b0100, "usub8">;
1874
1875 // Signed/Unsigned halving add/subtract -- for disassembly only
1876
1877 def t2SHASX   : T2I_pam<0b010, 0b0010, "shasx">;
1878 def t2SHADD16 : T2I_pam<0b001, 0b0010, "shadd16">;
1879 def t2SHADD8  : T2I_pam<0b000, 0b0010, "shadd8">;
1880 def t2SHSAX   : T2I_pam<0b110, 0b0010, "shsax">;
1881 def t2SHSUB16 : T2I_pam<0b101, 0b0010, "shsub16">;
1882 def t2SHSUB8  : T2I_pam<0b100, 0b0010, "shsub8">;
1883 def t2UHASX   : T2I_pam<0b010, 0b0110, "uhasx">;
1884 def t2UHADD16 : T2I_pam<0b001, 0b0110, "uhadd16">;
1885 def t2UHADD8  : T2I_pam<0b000, 0b0110, "uhadd8">;
1886 def t2UHSAX   : T2I_pam<0b110, 0b0110, "uhsax">;
1887 def t2UHSUB16 : T2I_pam<0b101, 0b0110, "uhsub16">;
1888 def t2UHSUB8  : T2I_pam<0b100, 0b0110, "uhsub8">;
1889
1890 // Helper class for disassembly only
1891 // A6.3.16 & A6.3.17
1892 // T2Imac - Thumb2 multiply [accumulate, and absolute difference] instructions.
1893 class T2ThreeReg_mac<bit long, bits<3> op22_20, bits<4> op7_4, dag oops,
1894   dag iops, InstrItinClass itin, string opc, string asm, list<dag> pattern>
1895   : T2ThreeReg<oops, iops, itin, opc, asm, pattern> {
1896   let Inst{31-27} = 0b11111;
1897   let Inst{26-24} = 0b011;
1898   let Inst{23}    = long;
1899   let Inst{22-20} = op22_20;
1900   let Inst{7-4}   = op7_4;
1901 }
1902
1903 class T2FourReg_mac<bit long, bits<3> op22_20, bits<4> op7_4, dag oops,
1904   dag iops, InstrItinClass itin, string opc, string asm, list<dag> pattern>
1905   : T2FourReg<oops, iops, itin, opc, asm, pattern> {
1906   let Inst{31-27} = 0b11111;
1907   let Inst{26-24} = 0b011;
1908   let Inst{23}    = long;
1909   let Inst{22-20} = op22_20;
1910   let Inst{7-4}   = op7_4;
1911 }
1912
1913 // Unsigned Sum of Absolute Differences [and Accumulate] -- for disassembly only
1914
1915 def t2USAD8   : T2ThreeReg_mac<0, 0b111, 0b0000, (outs rGPR:$Rd),
1916                                            (ins rGPR:$Rn, rGPR:$Rm),
1917                         NoItinerary, "usad8", "\t$Rd, $Rn, $Rm", []>,
1918           Requires<[IsThumb2, HasThumb2DSP]> {
1919   let Inst{15-12} = 0b1111;
1920 }
1921 def t2USADA8  : T2FourReg_mac<0, 0b111, 0b0000, (outs rGPR:$Rd),
1922                        (ins rGPR:$Rn, rGPR:$Rm, rGPR:$Ra), NoItinerary,
1923                         "usada8", "\t$Rd, $Rn, $Rm, $Ra", []>,
1924           Requires<[IsThumb2, HasThumb2DSP]>;
1925
1926 // Signed/Unsigned saturate -- for disassembly only
1927
1928 class T2SatI<dag oops, dag iops, InstrItinClass itin,
1929            string opc, string asm, list<dag> pattern>
1930   : T2I<oops, iops, itin, opc, asm, pattern> {
1931   bits<4> Rd;
1932   bits<4> Rn;
1933   bits<5> sat_imm;
1934   bits<7> sh;
1935
1936   let Inst{11-8}  = Rd;
1937   let Inst{19-16} = Rn;
1938   let Inst{4-0}   = sat_imm;
1939   let Inst{21}    = sh{5};
1940   let Inst{14-12} = sh{4-2};
1941   let Inst{7-6}   = sh{1-0};
1942 }
1943
1944 def t2SSAT: T2SatI<
1945               (outs rGPR:$Rd), (ins imm1_32:$sat_imm, rGPR:$Rn, shift_imm:$sh),
1946               NoItinerary, "ssat", "\t$Rd, $sat_imm, $Rn$sh",
1947               [/* For disassembly only; pattern left blank */]> {
1948   let Inst{31-27} = 0b11110;
1949   let Inst{25-22} = 0b1100;
1950   let Inst{20} = 0;
1951   let Inst{15} = 0;
1952 }
1953
1954 def t2SSAT16: T2SatI<
1955                 (outs rGPR:$Rd), (ins imm1_16:$sat_imm, rGPR:$Rn), NoItinerary,
1956                 "ssat16", "\t$Rd, $sat_imm, $Rn",
1957                 [/* For disassembly only; pattern left blank */]>,
1958           Requires<[IsThumb2, HasThumb2DSP]> {
1959   let Inst{31-27} = 0b11110;
1960   let Inst{25-22} = 0b1100;
1961   let Inst{20} = 0;
1962   let Inst{15} = 0;
1963   let Inst{21} = 1;        // sh = '1'
1964   let Inst{14-12} = 0b000; // imm3 = '000'
1965   let Inst{7-6} = 0b00;    // imm2 = '00'
1966 }
1967
1968 def t2USAT: T2SatI<
1969                 (outs rGPR:$Rd), (ins i32imm:$sat_imm, rGPR:$Rn, shift_imm:$sh),
1970                 NoItinerary, "usat", "\t$Rd, $sat_imm, $Rn$sh",
1971                 [/* For disassembly only; pattern left blank */]> {
1972   let Inst{31-27} = 0b11110;
1973   let Inst{25-22} = 0b1110;
1974   let Inst{20} = 0;
1975   let Inst{15} = 0;
1976 }
1977
1978 def t2USAT16: T2SatI<(outs rGPR:$Rd), (ins i32imm:$sat_imm, rGPR:$Rn),
1979                      NoItinerary,
1980                      "usat16", "\t$Rd, $sat_imm, $Rn",
1981                      [/* For disassembly only; pattern left blank */]>,
1982           Requires<[IsThumb2, HasThumb2DSP]> {
1983   let Inst{31-27} = 0b11110;
1984   let Inst{25-22} = 0b1110;
1985   let Inst{20} = 0;
1986   let Inst{15} = 0;
1987   let Inst{21} = 1;        // sh = '1'
1988   let Inst{14-12} = 0b000; // imm3 = '000'
1989   let Inst{7-6} = 0b00;    // imm2 = '00'
1990 }
1991
1992 def : T2Pat<(int_arm_ssat GPR:$a, imm:$pos), (t2SSAT imm:$pos, GPR:$a, 0)>;
1993 def : T2Pat<(int_arm_usat GPR:$a, imm:$pos), (t2USAT imm:$pos, GPR:$a, 0)>;
1994
1995 //===----------------------------------------------------------------------===//
1996 //  Shift and rotate Instructions.
1997 //
1998
1999 defm t2LSL  : T2I_sh_ir<0b00, "lsl", imm0_31,
2000                         BinOpFrag<(shl  node:$LHS, node:$RHS)>, "t2LSL">;
2001 defm t2LSR  : T2I_sh_ir<0b01, "lsr", imm_sr,
2002                         BinOpFrag<(srl  node:$LHS, node:$RHS)>, "t2LSR">;
2003 defm t2ASR  : T2I_sh_ir<0b10, "asr", imm_sr,
2004                         BinOpFrag<(sra  node:$LHS, node:$RHS)>, "t2ASR">;
2005 defm t2ROR  : T2I_sh_ir<0b11, "ror", imm0_31,
2006                         BinOpFrag<(rotr node:$LHS, node:$RHS)>, "t2ROR">;
2007
2008 // (rotr x, (and y, 0x...1f)) ==> (ROR x, y)
2009 def : Pat<(rotr rGPR:$lhs, (and rGPR:$rhs, lo5AllOne)),
2010           (t2RORrr rGPR:$lhs, rGPR:$rhs)>;
2011
2012 let Uses = [CPSR] in {
2013 def t2RRX : T2sTwoReg<(outs rGPR:$Rd), (ins rGPR:$Rm), IIC_iMOVsi,
2014                    "rrx", "\t$Rd, $Rm",
2015                    [(set rGPR:$Rd, (ARMrrx rGPR:$Rm))]> {
2016   let Inst{31-27} = 0b11101;
2017   let Inst{26-25} = 0b01;
2018   let Inst{24-21} = 0b0010;
2019   let Inst{19-16} = 0b1111; // Rn
2020   let Inst{14-12} = 0b000;
2021   let Inst{7-4} = 0b0011;
2022 }
2023 }
2024
2025 let isCodeGenOnly = 1, Defs = [CPSR] in {
2026 def t2MOVsrl_flag : T2TwoRegShiftImm<
2027                         (outs rGPR:$Rd), (ins rGPR:$Rm), IIC_iMOVsi,
2028                         "lsrs", ".w\t$Rd, $Rm, #1",
2029                         [(set rGPR:$Rd, (ARMsrl_flag rGPR:$Rm))]> {
2030   let Inst{31-27} = 0b11101;
2031   let Inst{26-25} = 0b01;
2032   let Inst{24-21} = 0b0010;
2033   let Inst{20} = 1; // The S bit.
2034   let Inst{19-16} = 0b1111; // Rn
2035   let Inst{5-4} = 0b01; // Shift type.
2036   // Shift amount = Inst{14-12:7-6} = 1.
2037   let Inst{14-12} = 0b000;
2038   let Inst{7-6} = 0b01;
2039 }
2040 def t2MOVsra_flag : T2TwoRegShiftImm<
2041                         (outs rGPR:$Rd), (ins rGPR:$Rm), IIC_iMOVsi,
2042                         "asrs", ".w\t$Rd, $Rm, #1",
2043                         [(set rGPR:$Rd, (ARMsra_flag rGPR:$Rm))]> {
2044   let Inst{31-27} = 0b11101;
2045   let Inst{26-25} = 0b01;
2046   let Inst{24-21} = 0b0010;
2047   let Inst{20} = 1; // The S bit.
2048   let Inst{19-16} = 0b1111; // Rn
2049   let Inst{5-4} = 0b10; // Shift type.
2050   // Shift amount = Inst{14-12:7-6} = 1.
2051   let Inst{14-12} = 0b000;
2052   let Inst{7-6} = 0b01;
2053 }
2054 }
2055
2056 //===----------------------------------------------------------------------===//
2057 //  Bitwise Instructions.
2058 //
2059
2060 defm t2AND  : T2I_bin_w_irs<0b0000, "and",
2061                             IIC_iBITi, IIC_iBITr, IIC_iBITsi,
2062                             BinOpFrag<(and node:$LHS, node:$RHS)>, "t2AND", 1>;
2063 defm t2ORR  : T2I_bin_w_irs<0b0010, "orr",
2064                             IIC_iBITi, IIC_iBITr, IIC_iBITsi,
2065                             BinOpFrag<(or  node:$LHS, node:$RHS)>, "t2ORR", 1>;
2066 defm t2EOR  : T2I_bin_w_irs<0b0100, "eor",
2067                             IIC_iBITi, IIC_iBITr, IIC_iBITsi,
2068                             BinOpFrag<(xor node:$LHS, node:$RHS)>, "t2EOR", 1>;
2069
2070 defm t2BIC  : T2I_bin_w_irs<0b0001, "bic",
2071                             IIC_iBITi, IIC_iBITr, IIC_iBITsi,
2072                             BinOpFrag<(and node:$LHS, (not node:$RHS))>,
2073                             "t2BIC">;
2074
2075 class T2BitFI<dag oops, dag iops, InstrItinClass itin,
2076               string opc, string asm, list<dag> pattern>
2077     : T2I<oops, iops, itin, opc, asm, pattern> {
2078   bits<4> Rd;
2079   bits<5> msb;
2080   bits<5> lsb;
2081
2082   let Inst{11-8}  = Rd;
2083   let Inst{4-0}   = msb{4-0};
2084   let Inst{14-12} = lsb{4-2};
2085   let Inst{7-6}   = lsb{1-0};
2086 }
2087
2088 class T2TwoRegBitFI<dag oops, dag iops, InstrItinClass itin,
2089               string opc, string asm, list<dag> pattern>
2090     : T2BitFI<oops, iops, itin, opc, asm, pattern> {
2091   bits<4> Rn;
2092
2093   let Inst{19-16} = Rn;
2094 }
2095
2096 let Constraints = "$src = $Rd" in
2097 def t2BFC : T2BitFI<(outs rGPR:$Rd), (ins rGPR:$src, bf_inv_mask_imm:$imm),
2098                 IIC_iUNAsi, "bfc", "\t$Rd, $imm",
2099                 [(set rGPR:$Rd, (and rGPR:$src, bf_inv_mask_imm:$imm))]> {
2100   let Inst{31-27} = 0b11110;
2101   let Inst{26} = 0; // should be 0.
2102   let Inst{25} = 1;
2103   let Inst{24-20} = 0b10110;
2104   let Inst{19-16} = 0b1111; // Rn
2105   let Inst{15} = 0;
2106   let Inst{5} = 0; // should be 0.
2107
2108   bits<10> imm;
2109   let msb{4-0} = imm{9-5};
2110   let lsb{4-0} = imm{4-0};
2111 }
2112
2113 def t2SBFX: T2TwoRegBitFI<
2114                 (outs rGPR:$Rd), (ins rGPR:$Rn, imm0_31:$lsb, imm1_32:$msb),
2115                  IIC_iUNAsi, "sbfx", "\t$Rd, $Rn, $lsb, $msb", []> {
2116   let Inst{31-27} = 0b11110;
2117   let Inst{25} = 1;
2118   let Inst{24-20} = 0b10100;
2119   let Inst{15} = 0;
2120 }
2121
2122 def t2UBFX: T2TwoRegBitFI<
2123                 (outs rGPR:$Rd), (ins rGPR:$Rn, imm0_31:$lsb, imm1_32:$msb),
2124                  IIC_iUNAsi, "ubfx", "\t$Rd, $Rn, $lsb, $msb", []> {
2125   let Inst{31-27} = 0b11110;
2126   let Inst{25} = 1;
2127   let Inst{24-20} = 0b11100;
2128   let Inst{15} = 0;
2129 }
2130
2131 // A8.6.18  BFI - Bitfield insert (Encoding T1)
2132 let Constraints = "$src = $Rd" in {
2133   def t2BFI : T2TwoRegBitFI<(outs rGPR:$Rd),
2134                   (ins rGPR:$src, rGPR:$Rn, bf_inv_mask_imm:$imm),
2135                   IIC_iBITi, "bfi", "\t$Rd, $Rn, $imm",
2136                   [(set rGPR:$Rd, (ARMbfi rGPR:$src, rGPR:$Rn,
2137                                    bf_inv_mask_imm:$imm))]> {
2138     let Inst{31-27} = 0b11110;
2139     let Inst{26} = 0; // should be 0.
2140     let Inst{25} = 1;
2141     let Inst{24-20} = 0b10110;
2142     let Inst{15} = 0;
2143     let Inst{5} = 0; // should be 0.
2144
2145     bits<10> imm;
2146     let msb{4-0} = imm{9-5};
2147     let lsb{4-0} = imm{4-0};
2148   }
2149
2150   // GNU as only supports this form of bfi (w/ 4 arguments)
2151   let isAsmParserOnly = 1 in
2152   def t2BFI4p : T2TwoRegBitFI<(outs rGPR:$Rd),
2153                   (ins rGPR:$src, rGPR:$Rn, lsb_pos_imm:$lsbit,
2154                        width_imm:$width),
2155                   IIC_iBITi, "bfi", "\t$Rd, $Rn, $lsbit, $width",
2156                   []> {
2157     let Inst{31-27} = 0b11110;
2158     let Inst{26} = 0; // should be 0.
2159     let Inst{25} = 1;
2160     let Inst{24-20} = 0b10110;
2161     let Inst{15} = 0;
2162     let Inst{5} = 0; // should be 0.
2163
2164     bits<5> lsbit;
2165     bits<5> width;
2166     let msb{4-0} = width; // Custom encoder => lsb+width-1
2167     let lsb{4-0} = lsbit;
2168   }
2169 }
2170
2171 defm t2ORN  : T2I_bin_irs<0b0011, "orn",
2172                           IIC_iBITi, IIC_iBITr, IIC_iBITsi,
2173                           BinOpFrag<(or  node:$LHS, (not node:$RHS))>,
2174                           "t2ORN", 0, "">;
2175
2176 // Prefer over of t2EORri ra, rb, -1 because mvn has 16-bit version
2177 let AddedComplexity = 1 in
2178 defm t2MVN  : T2I_un_irs <0b0011, "mvn",
2179                           IIC_iMVNi, IIC_iMVNr, IIC_iMVNsi,
2180                           UnOpFrag<(not node:$Src)>, 1, 1>;
2181
2182
2183 let AddedComplexity = 1 in
2184 def : T2Pat<(and     rGPR:$src, t2_so_imm_not:$imm),
2185             (t2BICri rGPR:$src, t2_so_imm_not:$imm)>;
2186
2187 // FIXME: Disable this pattern on Darwin to workaround an assembler bug.
2188 def : T2Pat<(or      rGPR:$src, t2_so_imm_not:$imm),
2189             (t2ORNri rGPR:$src, t2_so_imm_not:$imm)>,
2190             Requires<[IsThumb2]>;
2191
2192 def : T2Pat<(t2_so_imm_not:$src),
2193             (t2MVNi t2_so_imm_not:$src)>;
2194
2195 //===----------------------------------------------------------------------===//
2196 //  Multiply Instructions.
2197 //
2198 let isCommutable = 1 in
2199 def t2MUL: T2ThreeReg<(outs rGPR:$Rd), (ins rGPR:$Rn, rGPR:$Rm), IIC_iMUL32,
2200                 "mul", "\t$Rd, $Rn, $Rm",
2201                 [(set rGPR:$Rd, (mul rGPR:$Rn, rGPR:$Rm))]> {
2202   let Inst{31-27} = 0b11111;
2203   let Inst{26-23} = 0b0110;
2204   let Inst{22-20} = 0b000;
2205   let Inst{15-12} = 0b1111; // Ra = 0b1111 (no accumulate)
2206   let Inst{7-4} = 0b0000; // Multiply
2207 }
2208
2209 def t2MLA: T2FourReg<
2210                 (outs rGPR:$Rd), (ins rGPR:$Rn, rGPR:$Rm, rGPR:$Ra), IIC_iMAC32,
2211                 "mla", "\t$Rd, $Rn, $Rm, $Ra",
2212                 [(set rGPR:$Rd, (add (mul rGPR:$Rn, rGPR:$Rm), rGPR:$Ra))]> {
2213   let Inst{31-27} = 0b11111;
2214   let Inst{26-23} = 0b0110;
2215   let Inst{22-20} = 0b000;
2216   let Inst{7-4} = 0b0000; // Multiply
2217 }
2218
2219 def t2MLS: T2FourReg<
2220                 (outs rGPR:$Rd), (ins rGPR:$Rn, rGPR:$Rm, rGPR:$Ra), IIC_iMAC32,
2221                 "mls", "\t$Rd, $Rn, $Rm, $Ra",
2222                 [(set rGPR:$Rd, (sub rGPR:$Ra, (mul rGPR:$Rn, rGPR:$Rm)))]> {
2223   let Inst{31-27} = 0b11111;
2224   let Inst{26-23} = 0b0110;
2225   let Inst{22-20} = 0b000;
2226   let Inst{7-4} = 0b0001; // Multiply and Subtract
2227 }
2228
2229 // Extra precision multiplies with low / high results
2230 let neverHasSideEffects = 1 in {
2231 let isCommutable = 1 in {
2232 def t2SMULL : T2MulLong<0b000, 0b0000,
2233                   (outs rGPR:$RdLo, rGPR:$RdHi),
2234                   (ins rGPR:$Rn, rGPR:$Rm), IIC_iMUL64,
2235                    "smull", "\t$RdLo, $RdHi, $Rn, $Rm", []>;
2236
2237 def t2UMULL : T2MulLong<0b010, 0b0000,
2238                   (outs rGPR:$RdLo, rGPR:$RdHi),
2239                   (ins rGPR:$Rn, rGPR:$Rm), IIC_iMUL64,
2240                    "umull", "\t$RdLo, $RdHi, $Rn, $Rm", []>;
2241 } // isCommutable
2242
2243 // Multiply + accumulate
2244 def t2SMLAL : T2MulLong<0b100, 0b0000,
2245                   (outs rGPR:$RdLo, rGPR:$RdHi),
2246                   (ins rGPR:$Rn, rGPR:$Rm), IIC_iMAC64,
2247                   "smlal", "\t$RdLo, $RdHi, $Rn, $Rm", []>;
2248
2249 def t2UMLAL : T2MulLong<0b110, 0b0000,
2250                   (outs rGPR:$RdLo, rGPR:$RdHi),
2251                   (ins rGPR:$Rn, rGPR:$Rm), IIC_iMAC64,
2252                   "umlal", "\t$RdLo, $RdHi, $Rn, $Rm", []>;
2253
2254 def t2UMAAL : T2MulLong<0b110, 0b0110,
2255                   (outs rGPR:$RdLo, rGPR:$RdHi),
2256                   (ins rGPR:$Rn, rGPR:$Rm), IIC_iMAC64,
2257                   "umaal", "\t$RdLo, $RdHi, $Rn, $Rm", []>,
2258           Requires<[IsThumb2, HasThumb2DSP]>;
2259 } // neverHasSideEffects
2260
2261 // Rounding variants of the below included for disassembly only
2262
2263 // Most significant word multiply
2264 def t2SMMUL : T2ThreeReg<(outs rGPR:$Rd), (ins rGPR:$Rn, rGPR:$Rm), IIC_iMUL32,
2265                   "smmul", "\t$Rd, $Rn, $Rm",
2266                   [(set rGPR:$Rd, (mulhs rGPR:$Rn, rGPR:$Rm))]>,
2267           Requires<[IsThumb2, HasThumb2DSP]> {
2268   let Inst{31-27} = 0b11111;
2269   let Inst{26-23} = 0b0110;
2270   let Inst{22-20} = 0b101;
2271   let Inst{15-12} = 0b1111; // Ra = 0b1111 (no accumulate)
2272   let Inst{7-4} = 0b0000; // No Rounding (Inst{4} = 0)
2273 }
2274
2275 def t2SMMULR : T2ThreeReg<(outs rGPR:$Rd), (ins rGPR:$Rn, rGPR:$Rm), IIC_iMUL32,
2276                   "smmulr", "\t$Rd, $Rn, $Rm", []>,
2277           Requires<[IsThumb2, HasThumb2DSP]> {
2278   let Inst{31-27} = 0b11111;
2279   let Inst{26-23} = 0b0110;
2280   let Inst{22-20} = 0b101;
2281   let Inst{15-12} = 0b1111; // Ra = 0b1111 (no accumulate)
2282   let Inst{7-4} = 0b0001; // Rounding (Inst{4} = 1)
2283 }
2284
2285 def t2SMMLA : T2FourReg<
2286         (outs rGPR:$Rd), (ins rGPR:$Rn, rGPR:$Rm, rGPR:$Ra), IIC_iMAC32,
2287                 "smmla", "\t$Rd, $Rn, $Rm, $Ra",
2288                 [(set rGPR:$Rd, (add (mulhs rGPR:$Rm, rGPR:$Rn), rGPR:$Ra))]>,
2289           Requires<[IsThumb2, HasThumb2DSP]> {
2290   let Inst{31-27} = 0b11111;
2291   let Inst{26-23} = 0b0110;
2292   let Inst{22-20} = 0b101;
2293   let Inst{7-4} = 0b0000; // No Rounding (Inst{4} = 0)
2294 }
2295
2296 def t2SMMLAR: T2FourReg<
2297         (outs rGPR:$Rd), (ins rGPR:$Rn, rGPR:$Rm, rGPR:$Ra), IIC_iMAC32,
2298                   "smmlar", "\t$Rd, $Rn, $Rm, $Ra", []>,
2299           Requires<[IsThumb2, HasThumb2DSP]> {
2300   let Inst{31-27} = 0b11111;
2301   let Inst{26-23} = 0b0110;
2302   let Inst{22-20} = 0b101;
2303   let Inst{7-4} = 0b0001; // Rounding (Inst{4} = 1)
2304 }
2305
2306 def t2SMMLS: T2FourReg<
2307         (outs rGPR:$Rd), (ins rGPR:$Rn, rGPR:$Rm, rGPR:$Ra), IIC_iMAC32,
2308                 "smmls", "\t$Rd, $Rn, $Rm, $Ra",
2309                 [(set rGPR:$Rd, (sub rGPR:$Ra, (mulhs rGPR:$Rn, rGPR:$Rm)))]>,
2310           Requires<[IsThumb2, HasThumb2DSP]> {
2311   let Inst{31-27} = 0b11111;
2312   let Inst{26-23} = 0b0110;
2313   let Inst{22-20} = 0b110;
2314   let Inst{7-4} = 0b0000; // No Rounding (Inst{4} = 0)
2315 }
2316
2317 def t2SMMLSR:T2FourReg<
2318         (outs rGPR:$Rd), (ins rGPR:$Rn, rGPR:$Rm, rGPR:$Ra), IIC_iMAC32,
2319                 "smmlsr", "\t$Rd, $Rn, $Rm, $Ra", []>,
2320           Requires<[IsThumb2, HasThumb2DSP]> {
2321   let Inst{31-27} = 0b11111;
2322   let Inst{26-23} = 0b0110;
2323   let Inst{22-20} = 0b110;
2324   let Inst{7-4} = 0b0001; // Rounding (Inst{4} = 1)
2325 }
2326
2327 multiclass T2I_smul<string opc, PatFrag opnode> {
2328   def BB : T2ThreeReg<(outs rGPR:$Rd), (ins rGPR:$Rn, rGPR:$Rm), IIC_iMUL16,
2329               !strconcat(opc, "bb"), "\t$Rd, $Rn, $Rm",
2330               [(set rGPR:$Rd, (opnode (sext_inreg rGPR:$Rn, i16),
2331                                       (sext_inreg rGPR:$Rm, i16)))]>,
2332           Requires<[IsThumb2, HasThumb2DSP]> {
2333     let Inst{31-27} = 0b11111;
2334     let Inst{26-23} = 0b0110;
2335     let Inst{22-20} = 0b001;
2336     let Inst{15-12} = 0b1111; // Ra = 0b1111 (no accumulate)
2337     let Inst{7-6} = 0b00;
2338     let Inst{5-4} = 0b00;
2339   }
2340
2341   def BT : T2ThreeReg<(outs rGPR:$Rd), (ins rGPR:$Rn, rGPR:$Rm), IIC_iMUL16,
2342               !strconcat(opc, "bt"), "\t$Rd, $Rn, $Rm",
2343               [(set rGPR:$Rd, (opnode (sext_inreg rGPR:$Rn, i16),
2344                                       (sra rGPR:$Rm, (i32 16))))]>,
2345           Requires<[IsThumb2, HasThumb2DSP]> {
2346     let Inst{31-27} = 0b11111;
2347     let Inst{26-23} = 0b0110;
2348     let Inst{22-20} = 0b001;
2349     let Inst{15-12} = 0b1111; // Ra = 0b1111 (no accumulate)
2350     let Inst{7-6} = 0b00;
2351     let Inst{5-4} = 0b01;
2352   }
2353
2354   def TB : T2ThreeReg<(outs rGPR:$Rd), (ins rGPR:$Rn, rGPR:$Rm), IIC_iMUL16,
2355               !strconcat(opc, "tb"), "\t$Rd, $Rn, $Rm",
2356               [(set rGPR:$Rd, (opnode (sra rGPR:$Rn, (i32 16)),
2357                                       (sext_inreg rGPR:$Rm, i16)))]>,
2358           Requires<[IsThumb2, HasThumb2DSP]> {
2359     let Inst{31-27} = 0b11111;
2360     let Inst{26-23} = 0b0110;
2361     let Inst{22-20} = 0b001;
2362     let Inst{15-12} = 0b1111; // Ra = 0b1111 (no accumulate)
2363     let Inst{7-6} = 0b00;
2364     let Inst{5-4} = 0b10;
2365   }
2366
2367   def TT : T2ThreeReg<(outs rGPR:$Rd), (ins rGPR:$Rn, rGPR:$Rm), IIC_iMUL16,
2368               !strconcat(opc, "tt"), "\t$Rd, $Rn, $Rm",
2369               [(set rGPR:$Rd, (opnode (sra rGPR:$Rn, (i32 16)),
2370                                       (sra rGPR:$Rm, (i32 16))))]>,
2371           Requires<[IsThumb2, HasThumb2DSP]> {
2372     let Inst{31-27} = 0b11111;
2373     let Inst{26-23} = 0b0110;
2374     let Inst{22-20} = 0b001;
2375     let Inst{15-12} = 0b1111; // Ra = 0b1111 (no accumulate)
2376     let Inst{7-6} = 0b00;
2377     let Inst{5-4} = 0b11;
2378   }
2379
2380   def WB : T2ThreeReg<(outs rGPR:$Rd), (ins rGPR:$Rn, rGPR:$Rm), IIC_iMUL16,
2381               !strconcat(opc, "wb"), "\t$Rd, $Rn, $Rm",
2382               [(set rGPR:$Rd, (sra (opnode rGPR:$Rn,
2383                                     (sext_inreg rGPR:$Rm, i16)), (i32 16)))]>,
2384           Requires<[IsThumb2, HasThumb2DSP]> {
2385     let Inst{31-27} = 0b11111;
2386     let Inst{26-23} = 0b0110;
2387     let Inst{22-20} = 0b011;
2388     let Inst{15-12} = 0b1111; // Ra = 0b1111 (no accumulate)
2389     let Inst{7-6} = 0b00;
2390     let Inst{5-4} = 0b00;
2391   }
2392
2393   def WT : T2ThreeReg<(outs rGPR:$Rd), (ins rGPR:$Rn, rGPR:$Rm), IIC_iMUL16,
2394               !strconcat(opc, "wt"), "\t$Rd, $Rn, $Rm",
2395               [(set rGPR:$Rd, (sra (opnode rGPR:$Rn,
2396                                     (sra rGPR:$Rm, (i32 16))), (i32 16)))]>,
2397           Requires<[IsThumb2, HasThumb2DSP]> {
2398     let Inst{31-27} = 0b11111;
2399     let Inst{26-23} = 0b0110;
2400     let Inst{22-20} = 0b011;
2401     let Inst{15-12} = 0b1111; // Ra = 0b1111 (no accumulate)
2402     let Inst{7-6} = 0b00;
2403     let Inst{5-4} = 0b01;
2404   }
2405 }
2406
2407
2408 multiclass T2I_smla<string opc, PatFrag opnode> {
2409   def BB : T2FourReg<
2410         (outs rGPR:$Rd), (ins rGPR:$Rn, rGPR:$Rm, rGPR:$Ra), IIC_iMAC16,
2411               !strconcat(opc, "bb"), "\t$Rd, $Rn, $Rm, $Ra",
2412               [(set rGPR:$Rd, (add rGPR:$Ra,
2413                                (opnode (sext_inreg rGPR:$Rn, i16),
2414                                        (sext_inreg rGPR:$Rm, i16))))]>,
2415           Requires<[IsThumb2, HasThumb2DSP]> {
2416     let Inst{31-27} = 0b11111;
2417     let Inst{26-23} = 0b0110;
2418     let Inst{22-20} = 0b001;
2419     let Inst{7-6} = 0b00;
2420     let Inst{5-4} = 0b00;
2421   }
2422
2423   def BT : T2FourReg<
2424        (outs rGPR:$Rd), (ins rGPR:$Rn, rGPR:$Rm, rGPR:$Ra), IIC_iMAC16,
2425              !strconcat(opc, "bt"), "\t$Rd, $Rn, $Rm, $Ra",
2426              [(set rGPR:$Rd, (add rGPR:$Ra, (opnode (sext_inreg rGPR:$Rn, i16),
2427                                                  (sra rGPR:$Rm, (i32 16)))))]>,
2428           Requires<[IsThumb2, HasThumb2DSP]> {
2429     let Inst{31-27} = 0b11111;
2430     let Inst{26-23} = 0b0110;
2431     let Inst{22-20} = 0b001;
2432     let Inst{7-6} = 0b00;
2433     let Inst{5-4} = 0b01;
2434   }
2435
2436   def TB : T2FourReg<
2437         (outs rGPR:$Rd), (ins rGPR:$Rn, rGPR:$Rm, rGPR:$Ra), IIC_iMAC16,
2438               !strconcat(opc, "tb"), "\t$Rd, $Rn, $Rm, $Ra",
2439               [(set rGPR:$Rd, (add rGPR:$Ra, (opnode (sra rGPR:$Rn, (i32 16)),
2440                                                (sext_inreg rGPR:$Rm, i16))))]>,
2441           Requires<[IsThumb2, HasThumb2DSP]> {
2442     let Inst{31-27} = 0b11111;
2443     let Inst{26-23} = 0b0110;
2444     let Inst{22-20} = 0b001;
2445     let Inst{7-6} = 0b00;
2446     let Inst{5-4} = 0b10;
2447   }
2448
2449   def TT : T2FourReg<
2450         (outs rGPR:$Rd), (ins rGPR:$Rn, rGPR:$Rm, rGPR:$Ra), IIC_iMAC16,
2451               !strconcat(opc, "tt"), "\t$Rd, $Rn, $Rm, $Ra",
2452              [(set rGPR:$Rd, (add rGPR:$Ra, (opnode (sra rGPR:$Rn, (i32 16)),
2453                                                  (sra rGPR:$Rm, (i32 16)))))]>,
2454           Requires<[IsThumb2, HasThumb2DSP]> {
2455     let Inst{31-27} = 0b11111;
2456     let Inst{26-23} = 0b0110;
2457     let Inst{22-20} = 0b001;
2458     let Inst{7-6} = 0b00;
2459     let Inst{5-4} = 0b11;
2460   }
2461
2462   def WB : T2FourReg<
2463         (outs rGPR:$Rd), (ins rGPR:$Rn, rGPR:$Rm, rGPR:$Ra), IIC_iMAC16,
2464               !strconcat(opc, "wb"), "\t$Rd, $Rn, $Rm, $Ra",
2465               [(set rGPR:$Rd, (add rGPR:$Ra, (sra (opnode rGPR:$Rn,
2466                                     (sext_inreg rGPR:$Rm, i16)), (i32 16))))]>,
2467           Requires<[IsThumb2, HasThumb2DSP]> {
2468     let Inst{31-27} = 0b11111;
2469     let Inst{26-23} = 0b0110;
2470     let Inst{22-20} = 0b011;
2471     let Inst{7-6} = 0b00;
2472     let Inst{5-4} = 0b00;
2473   }
2474
2475   def WT : T2FourReg<
2476         (outs rGPR:$Rd), (ins rGPR:$Rn, rGPR:$Rm, rGPR:$Ra), IIC_iMAC16,
2477               !strconcat(opc, "wt"), "\t$Rd, $Rn, $Rm, $Ra",
2478               [(set rGPR:$Rd, (add rGPR:$Ra, (sra (opnode rGPR:$Rn,
2479                                       (sra rGPR:$Rm, (i32 16))), (i32 16))))]>,
2480           Requires<[IsThumb2, HasThumb2DSP]> {
2481     let Inst{31-27} = 0b11111;
2482     let Inst{26-23} = 0b0110;
2483     let Inst{22-20} = 0b011;
2484     let Inst{7-6} = 0b00;
2485     let Inst{5-4} = 0b01;
2486   }
2487 }
2488
2489 defm t2SMUL : T2I_smul<"smul", BinOpFrag<(mul node:$LHS, node:$RHS)>>;
2490 defm t2SMLA : T2I_smla<"smla", BinOpFrag<(mul node:$LHS, node:$RHS)>>;
2491
2492 // Halfword multiple accumulate long: SMLAL<x><y> -- for disassembly only
2493 def t2SMLALBB : T2FourReg_mac<1, 0b100, 0b1000, (outs rGPR:$Ra,rGPR:$Rd),
2494          (ins rGPR:$Rn,rGPR:$Rm), IIC_iMAC64, "smlalbb", "\t$Ra, $Rd, $Rn, $Rm",
2495            [/* For disassembly only; pattern left blank */]>,
2496           Requires<[IsThumb2, HasThumb2DSP]>;
2497 def t2SMLALBT : T2FourReg_mac<1, 0b100, 0b1001, (outs rGPR:$Ra,rGPR:$Rd),
2498          (ins rGPR:$Rn,rGPR:$Rm), IIC_iMAC64, "smlalbt", "\t$Ra, $Rd, $Rn, $Rm",
2499            [/* For disassembly only; pattern left blank */]>,
2500           Requires<[IsThumb2, HasThumb2DSP]>;
2501 def t2SMLALTB : T2FourReg_mac<1, 0b100, 0b1010, (outs rGPR:$Ra,rGPR:$Rd),
2502          (ins rGPR:$Rn,rGPR:$Rm), IIC_iMAC64, "smlaltb", "\t$Ra, $Rd, $Rn, $Rm",
2503            [/* For disassembly only; pattern left blank */]>,
2504           Requires<[IsThumb2, HasThumb2DSP]>;
2505 def t2SMLALTT : T2FourReg_mac<1, 0b100, 0b1011, (outs rGPR:$Ra,rGPR:$Rd),
2506          (ins rGPR:$Rn,rGPR:$Rm), IIC_iMAC64, "smlaltt", "\t$Ra, $Rd, $Rn, $Rm",
2507            [/* For disassembly only; pattern left blank */]>,
2508           Requires<[IsThumb2, HasThumb2DSP]>;
2509
2510 // Dual halfword multiple: SMUAD, SMUSD, SMLAD, SMLSD, SMLALD, SMLSLD
2511 // These are for disassembly only.
2512
2513 def t2SMUAD: T2ThreeReg_mac<
2514             0, 0b010, 0b0000, (outs rGPR:$Rd), (ins rGPR:$Rn, rGPR:$Rm),
2515             IIC_iMAC32, "smuad", "\t$Rd, $Rn, $Rm", []>,
2516           Requires<[IsThumb2, HasThumb2DSP]> {
2517   let Inst{15-12} = 0b1111;
2518 }
2519 def t2SMUADX:T2ThreeReg_mac<
2520             0, 0b010, 0b0001, (outs rGPR:$Rd), (ins rGPR:$Rn, rGPR:$Rm),
2521             IIC_iMAC32, "smuadx", "\t$Rd, $Rn, $Rm", []>,
2522           Requires<[IsThumb2, HasThumb2DSP]> {
2523   let Inst{15-12} = 0b1111;
2524 }
2525 def t2SMUSD: T2ThreeReg_mac<
2526             0, 0b100, 0b0000, (outs rGPR:$Rd), (ins rGPR:$Rn, rGPR:$Rm),
2527             IIC_iMAC32, "smusd", "\t$Rd, $Rn, $Rm", []>,
2528           Requires<[IsThumb2, HasThumb2DSP]> {
2529   let Inst{15-12} = 0b1111;
2530 }
2531 def t2SMUSDX:T2ThreeReg_mac<
2532             0, 0b100, 0b0001, (outs rGPR:$Rd), (ins rGPR:$Rn, rGPR:$Rm),
2533             IIC_iMAC32, "smusdx", "\t$Rd, $Rn, $Rm", []>,
2534           Requires<[IsThumb2, HasThumb2DSP]> {
2535   let Inst{15-12} = 0b1111;
2536 }
2537 def t2SMLAD   : T2FourReg_mac<
2538             0, 0b010, 0b0000, (outs rGPR:$Rd),
2539             (ins rGPR:$Rn, rGPR:$Rm, rGPR:$Ra), IIC_iMAC32, "smlad",
2540             "\t$Rd, $Rn, $Rm, $Ra", []>,
2541           Requires<[IsThumb2, HasThumb2DSP]>;
2542 def t2SMLADX  : T2FourReg_mac<
2543             0, 0b010, 0b0001, (outs rGPR:$Rd),
2544             (ins rGPR:$Rn, rGPR:$Rm, rGPR:$Ra), IIC_iMAC32, "smladx",
2545             "\t$Rd, $Rn, $Rm, $Ra", []>,
2546           Requires<[IsThumb2, HasThumb2DSP]>;
2547 def t2SMLSD   : T2FourReg_mac<0, 0b100, 0b0000, (outs rGPR:$Rd),
2548             (ins rGPR:$Rn, rGPR:$Rm, rGPR:$Ra), IIC_iMAC32, "smlsd",
2549             "\t$Rd, $Rn, $Rm, $Ra", []>,
2550           Requires<[IsThumb2, HasThumb2DSP]>;
2551 def t2SMLSDX  : T2FourReg_mac<0, 0b100, 0b0001, (outs rGPR:$Rd),
2552             (ins rGPR:$Rn, rGPR:$Rm, rGPR:$Ra), IIC_iMAC32, "smlsdx",
2553             "\t$Rd, $Rn, $Rm, $Ra", []>,
2554           Requires<[IsThumb2, HasThumb2DSP]>;
2555 def t2SMLALD  : T2FourReg_mac<1, 0b100, 0b1100, (outs rGPR:$Ra,rGPR:$Rd),
2556                         (ins rGPR:$Rm, rGPR:$Rn), IIC_iMAC64, "smlald",
2557                         "\t$Ra, $Rd, $Rm, $Rn", []>,
2558           Requires<[IsThumb2, HasThumb2DSP]>;
2559 def t2SMLALDX : T2FourReg_mac<1, 0b100, 0b1101, (outs rGPR:$Ra,rGPR:$Rd),
2560                         (ins rGPR:$Rm,rGPR:$Rn), IIC_iMAC64, "smlaldx",
2561                         "\t$Ra, $Rd, $Rm, $Rn", []>,
2562           Requires<[IsThumb2, HasThumb2DSP]>;
2563 def t2SMLSLD  : T2FourReg_mac<1, 0b101, 0b1100, (outs rGPR:$Ra,rGPR:$Rd),
2564                         (ins rGPR:$Rm,rGPR:$Rn), IIC_iMAC64, "smlsld",
2565                         "\t$Ra, $Rd, $Rm, $Rn", []>,
2566           Requires<[IsThumb2, HasThumb2DSP]>;
2567 def t2SMLSLDX : T2FourReg_mac<1, 0b101, 0b1101, (outs rGPR:$Ra,rGPR:$Rd),
2568                         (ins rGPR:$Rm,rGPR:$Rn), IIC_iMAC64, "smlsldx",
2569                         "\t$Ra, $Rd, $Rm, $Rn", []>,
2570           Requires<[IsThumb2, HasThumb2DSP]>;
2571
2572 //===----------------------------------------------------------------------===//
2573 //  Division Instructions.
2574 //  Signed and unsigned division on v7-M
2575 //
2576 def t2SDIV : T2ThreeReg<(outs rGPR:$Rd), (ins rGPR:$Rn, rGPR:$Rm), IIC_iALUi,
2577                  "sdiv", "\t$Rd, $Rn, $Rm",
2578                  [(set rGPR:$Rd, (sdiv rGPR:$Rn, rGPR:$Rm))]>,
2579                  Requires<[HasDivide, IsThumb2]> {
2580   let Inst{31-27} = 0b11111;
2581   let Inst{26-21} = 0b011100;
2582   let Inst{20} = 0b1;
2583   let Inst{15-12} = 0b1111;
2584   let Inst{7-4} = 0b1111;
2585 }
2586
2587 def t2UDIV : T2ThreeReg<(outs rGPR:$Rd), (ins rGPR:$Rn, rGPR:$Rm), IIC_iALUi,
2588                  "udiv", "\t$Rd, $Rn, $Rm",
2589                  [(set rGPR:$Rd, (udiv rGPR:$Rn, rGPR:$Rm))]>,
2590                  Requires<[HasDivide, IsThumb2]> {
2591   let Inst{31-27} = 0b11111;
2592   let Inst{26-21} = 0b011101;
2593   let Inst{20} = 0b1;
2594   let Inst{15-12} = 0b1111;
2595   let Inst{7-4} = 0b1111;
2596 }
2597
2598 //===----------------------------------------------------------------------===//
2599 //  Misc. Arithmetic Instructions.
2600 //
2601
2602 class T2I_misc<bits<2> op1, bits<2> op2, dag oops, dag iops,
2603       InstrItinClass itin, string opc, string asm, list<dag> pattern>
2604   : T2ThreeReg<oops, iops, itin, opc, asm, pattern> {
2605   let Inst{31-27} = 0b11111;
2606   let Inst{26-22} = 0b01010;
2607   let Inst{21-20} = op1;
2608   let Inst{15-12} = 0b1111;
2609   let Inst{7-6} = 0b10;
2610   let Inst{5-4} = op2;
2611   let Rn{3-0} = Rm;
2612 }
2613
2614 def t2CLZ : T2I_misc<0b11, 0b00, (outs rGPR:$Rd), (ins rGPR:$Rm), IIC_iUNAr,
2615                     "clz", "\t$Rd, $Rm", [(set rGPR:$Rd, (ctlz rGPR:$Rm))]>;
2616
2617 def t2RBIT : T2I_misc<0b01, 0b10, (outs rGPR:$Rd), (ins rGPR:$Rm), IIC_iUNAr,
2618                       "rbit", "\t$Rd, $Rm",
2619                       [(set rGPR:$Rd, (ARMrbit rGPR:$Rm))]>;
2620
2621 def t2REV : T2I_misc<0b01, 0b00, (outs rGPR:$Rd), (ins rGPR:$Rm), IIC_iUNAr,
2622                  "rev", ".w\t$Rd, $Rm", [(set rGPR:$Rd, (bswap rGPR:$Rm))]>;
2623
2624 def t2REV16 : T2I_misc<0b01, 0b01, (outs rGPR:$Rd), (ins rGPR:$Rm), IIC_iUNAr,
2625                        "rev16", ".w\t$Rd, $Rm",
2626                 [(set rGPR:$Rd, (rotr (bswap rGPR:$Rm), (i32 16)))]>;
2627
2628 def t2REVSH : T2I_misc<0b01, 0b11, (outs rGPR:$Rd), (ins rGPR:$Rm), IIC_iUNAr,
2629                        "revsh", ".w\t$Rd, $Rm",
2630                  [(set rGPR:$Rd, (sra (bswap rGPR:$Rm), (i32 16)))]>;
2631
2632 def : T2Pat<(or (sra (shl rGPR:$Rm, (i32 24)), (i32 16)),
2633                 (and (srl rGPR:$Rm, (i32 8)), 0xFF)),
2634             (t2REVSH rGPR:$Rm)>;
2635
2636 def t2PKHBT : T2ThreeReg<
2637             (outs rGPR:$Rd), (ins rGPR:$Rn, rGPR:$Rm, i32imm:$sh),
2638                   IIC_iBITsi, "pkhbt", "\t$Rd, $Rn, $Rm, lsl $sh",
2639                   [(set rGPR:$Rd, (or (and rGPR:$Rn, 0xFFFF),
2640                                       (and (shl rGPR:$Rm, pkh_lsl_amt:$sh),
2641                                            0xFFFF0000)))]>,
2642                   Requires<[HasT2ExtractPack, IsThumb2]> {
2643   let Inst{31-27} = 0b11101;
2644   let Inst{26-25} = 0b01;
2645   let Inst{24-20} = 0b01100;
2646   let Inst{5} = 0; // BT form
2647   let Inst{4} = 0;
2648
2649   bits<5> sh;
2650   let Inst{14-12} = sh{4-2};
2651   let Inst{7-6}   = sh{1-0};
2652 }
2653
2654 // Alternate cases for PKHBT where identities eliminate some nodes.
2655 def : T2Pat<(or (and rGPR:$src1, 0xFFFF), (and rGPR:$src2, 0xFFFF0000)),
2656             (t2PKHBT rGPR:$src1, rGPR:$src2, 0)>,
2657             Requires<[HasT2ExtractPack, IsThumb2]>;
2658 def : T2Pat<(or (and rGPR:$src1, 0xFFFF), (shl rGPR:$src2, imm16_31:$sh)),
2659             (t2PKHBT rGPR:$src1, rGPR:$src2, imm16_31:$sh)>,
2660             Requires<[HasT2ExtractPack, IsThumb2]>;
2661
2662 // Note: Shifts of 1-15 bits will be transformed to srl instead of sra and
2663 // will match the pattern below.
2664 def t2PKHTB : T2ThreeReg<
2665                   (outs rGPR:$Rd), (ins rGPR:$Rn, rGPR:$Rm, i32imm:$sh),
2666                   IIC_iBITsi, "pkhtb", "\t$Rd, $Rn, $Rm, asr $sh",
2667                   [(set rGPR:$Rd, (or (and rGPR:$Rn, 0xFFFF0000),
2668                                        (and (sra rGPR:$Rm, pkh_asr_amt:$sh),
2669                                             0xFFFF)))]>,
2670                   Requires<[HasT2ExtractPack, IsThumb2]> {
2671   let Inst{31-27} = 0b11101;
2672   let Inst{26-25} = 0b01;
2673   let Inst{24-20} = 0b01100;
2674   let Inst{5} = 1; // TB form
2675   let Inst{4} = 0;
2676
2677   bits<5> sh;
2678   let Inst{14-12} = sh{4-2};
2679   let Inst{7-6}   = sh{1-0};
2680 }
2681
2682 // Alternate cases for PKHTB where identities eliminate some nodes.  Note that
2683 // a shift amount of 0 is *not legal* here, it is PKHBT instead.
2684 def : T2Pat<(or (and rGPR:$src1, 0xFFFF0000), (srl rGPR:$src2, imm16_31:$sh)),
2685             (t2PKHTB rGPR:$src1, rGPR:$src2, imm16_31:$sh)>,
2686             Requires<[HasT2ExtractPack, IsThumb2]>;
2687 def : T2Pat<(or (and rGPR:$src1, 0xFFFF0000),
2688                 (and (srl rGPR:$src2, imm1_15:$sh), 0xFFFF)),
2689             (t2PKHTB rGPR:$src1, rGPR:$src2, imm1_15:$sh)>,
2690             Requires<[HasT2ExtractPack, IsThumb2]>;
2691
2692 //===----------------------------------------------------------------------===//
2693 //  Comparison Instructions...
2694 //
2695 defm t2CMP  : T2I_cmp_irs<0b1101, "cmp",
2696                           IIC_iCMPi, IIC_iCMPr, IIC_iCMPsi,
2697                           BinOpFrag<(ARMcmp node:$LHS, node:$RHS)>, "t2CMP">;
2698
2699 def : T2Pat<(ARMcmpZ  GPRnopc:$lhs, t2_so_imm:$imm),
2700             (t2CMPri  GPRnopc:$lhs, t2_so_imm:$imm)>;
2701 def : T2Pat<(ARMcmpZ  GPRnopc:$lhs, rGPR:$rhs),
2702             (t2CMPrr  GPRnopc:$lhs, rGPR:$rhs)>;
2703 def : T2Pat<(ARMcmpZ  GPRnopc:$lhs, t2_so_reg:$rhs),
2704             (t2CMPrs  GPRnopc:$lhs, t2_so_reg:$rhs)>;
2705
2706 //FIXME: Disable CMN, as CCodes are backwards from compare expectations
2707 //       Compare-to-zero still works out, just not the relationals
2708 //defm t2CMN  : T2I_cmp_irs<0b1000, "cmn",
2709 //                          BinOpFrag<(ARMcmp node:$LHS,(ineg node:$RHS))>>;
2710 defm t2CMNz : T2I_cmp_irs<0b1000, "cmn",
2711                           IIC_iCMPi, IIC_iCMPr, IIC_iCMPsi,
2712                           BinOpFrag<(ARMcmpZ node:$LHS,(ineg node:$RHS))>,
2713                           "t2CMNz">;
2714
2715 //def : T2Pat<(ARMcmp  GPR:$src, t2_so_imm_neg:$imm),
2716 //            (t2CMNri GPR:$src, t2_so_imm_neg:$imm)>;
2717
2718 def : T2Pat<(ARMcmpZ  GPRnopc:$src, t2_so_imm_neg:$imm),
2719             (t2CMNzri GPRnopc:$src, t2_so_imm_neg:$imm)>;
2720
2721 defm t2TST  : T2I_cmp_irs<0b0000, "tst",
2722                           IIC_iTSTi, IIC_iTSTr, IIC_iTSTsi,
2723                          BinOpFrag<(ARMcmpZ (and_su node:$LHS, node:$RHS), 0)>,
2724                           "t2TST">;
2725 defm t2TEQ  : T2I_cmp_irs<0b0100, "teq",
2726                           IIC_iTSTi, IIC_iTSTr, IIC_iTSTsi,
2727                          BinOpFrag<(ARMcmpZ (xor_su node:$LHS, node:$RHS), 0)>,
2728                           "t2TEQ">;
2729
2730 // Conditional moves
2731 // FIXME: should be able to write a pattern for ARMcmov, but can't use
2732 // a two-value operand where a dag node expects two operands. :(
2733 let neverHasSideEffects = 1 in {
2734 def t2MOVCCr : t2PseudoInst<(outs rGPR:$Rd),
2735                             (ins rGPR:$false, rGPR:$Rm, pred:$p),
2736                             4, IIC_iCMOVr,
2737    [/*(set rGPR:$Rd, (ARMcmov rGPR:$false, rGPR:$Rm, imm:$cc, CCR:$ccr))*/]>,
2738                 RegConstraint<"$false = $Rd">;
2739
2740 let isMoveImm = 1 in
2741 def t2MOVCCi : t2PseudoInst<(outs rGPR:$Rd),
2742                             (ins rGPR:$false, t2_so_imm:$imm, pred:$p),
2743                    4, IIC_iCMOVi,
2744 [/*(set rGPR:$Rd,(ARMcmov rGPR:$false,t2_so_imm:$imm, imm:$cc, CCR:$ccr))*/]>,
2745                    RegConstraint<"$false = $Rd">;
2746
2747 // FIXME: Pseudo-ize these. For now, just mark codegen only.
2748 let isCodeGenOnly = 1 in {
2749 let isMoveImm = 1 in
2750 def t2MOVCCi16 : T2I<(outs rGPR:$Rd), (ins rGPR:$false, imm0_65535_expr:$imm),
2751                       IIC_iCMOVi,
2752                       "movw", "\t$Rd, $imm", []>,
2753                       RegConstraint<"$false = $Rd"> {
2754   let Inst{31-27} = 0b11110;
2755   let Inst{25} = 1;
2756   let Inst{24-21} = 0b0010;
2757   let Inst{20} = 0; // The S bit.
2758   let Inst{15} = 0;
2759
2760   bits<4> Rd;
2761   bits<16> imm;
2762
2763   let Inst{11-8}  = Rd;
2764   let Inst{19-16} = imm{15-12};
2765   let Inst{26}    = imm{11};
2766   let Inst{14-12} = imm{10-8};
2767   let Inst{7-0}   = imm{7-0};
2768 }
2769
2770 let isMoveImm = 1 in
2771 def t2MOVCCi32imm : PseudoInst<(outs rGPR:$dst),
2772                                (ins rGPR:$false, i32imm:$src, pred:$p),
2773                     IIC_iCMOVix2, []>, RegConstraint<"$false = $dst">;
2774
2775 let isMoveImm = 1 in
2776 def t2MVNCCi : T2OneRegImm<(outs rGPR:$Rd), (ins rGPR:$false, t2_so_imm:$imm),
2777                    IIC_iCMOVi, "mvn", ".w\t$Rd, $imm",
2778 [/*(set rGPR:$Rd,(ARMcmov rGPR:$false,t2_so_imm_not:$imm,
2779                    imm:$cc, CCR:$ccr))*/]>,
2780                    RegConstraint<"$false = $Rd"> {
2781   let Inst{31-27} = 0b11110;
2782   let Inst{25} = 0;
2783   let Inst{24-21} = 0b0011;
2784   let Inst{20} = 0; // The S bit.
2785   let Inst{19-16} = 0b1111; // Rn
2786   let Inst{15} = 0;
2787 }
2788
2789 class T2I_movcc_sh<bits<2> opcod, dag oops, dag iops, InstrItinClass itin,
2790                    string opc, string asm, list<dag> pattern>
2791   : T2TwoRegShiftImm<oops, iops, itin, opc, asm, pattern> {
2792   let Inst{31-27} = 0b11101;
2793   let Inst{26-25} = 0b01;
2794   let Inst{24-21} = 0b0010;
2795   let Inst{20} = 0; // The S bit.
2796   let Inst{19-16} = 0b1111; // Rn
2797   let Inst{5-4} = opcod; // Shift type.
2798 }
2799 def t2MOVCClsl : T2I_movcc_sh<0b00, (outs rGPR:$Rd),
2800                              (ins rGPR:$false, rGPR:$Rm, i32imm:$imm),
2801                              IIC_iCMOVsi, "lsl", ".w\t$Rd, $Rm, $imm", []>,
2802                  RegConstraint<"$false = $Rd">;
2803 def t2MOVCClsr : T2I_movcc_sh<0b01, (outs rGPR:$Rd),
2804                              (ins rGPR:$false, rGPR:$Rm, i32imm:$imm),
2805                              IIC_iCMOVsi, "lsr", ".w\t$Rd, $Rm, $imm", []>,
2806                  RegConstraint<"$false = $Rd">;
2807 def t2MOVCCasr : T2I_movcc_sh<0b10, (outs rGPR:$Rd),
2808                              (ins rGPR:$false, rGPR:$Rm, i32imm:$imm),
2809                              IIC_iCMOVsi, "asr", ".w\t$Rd, $Rm, $imm", []>,
2810                  RegConstraint<"$false = $Rd">;
2811 def t2MOVCCror : T2I_movcc_sh<0b11, (outs rGPR:$Rd),
2812                              (ins rGPR:$false, rGPR:$Rm, i32imm:$imm),
2813                              IIC_iCMOVsi, "ror", ".w\t$Rd, $Rm, $imm", []>,
2814                  RegConstraint<"$false = $Rd">;
2815 } // isCodeGenOnly = 1
2816 } // neverHasSideEffects
2817
2818 //===----------------------------------------------------------------------===//
2819 // Atomic operations intrinsics
2820 //
2821
2822 // memory barriers protect the atomic sequences
2823 let hasSideEffects = 1 in {
2824 def t2DMB : AInoP<(outs), (ins memb_opt:$opt), ThumbFrm, NoItinerary,
2825                   "dmb", "\t$opt", [(ARMMemBarrier (i32 imm:$opt))]>,
2826                   Requires<[IsThumb, HasDB]> {
2827   bits<4> opt;
2828   let Inst{31-4} = 0xf3bf8f5;
2829   let Inst{3-0} = opt;
2830 }
2831 }
2832
2833 def t2DSB : AInoP<(outs), (ins memb_opt:$opt), ThumbFrm, NoItinerary,
2834                   "dsb", "\t$opt", []>,
2835                   Requires<[IsThumb, HasDB]> {
2836   bits<4> opt;
2837   let Inst{31-4} = 0xf3bf8f4;
2838   let Inst{3-0} = opt;
2839 }
2840
2841 def t2ISB : AInoP<(outs), (ins memb_opt:$opt), ThumbFrm, NoItinerary,
2842                   "isb", "\t$opt",
2843                   []>, Requires<[IsThumb2, HasDB]> {
2844   bits<4> opt;
2845   let Inst{31-4} = 0xf3bf8f6;
2846   let Inst{3-0} = opt;
2847 }
2848
2849 class T2I_ldrex<bits<2> opcod, dag oops, dag iops, AddrMode am, int sz,
2850                 InstrItinClass itin, string opc, string asm, string cstr,
2851                 list<dag> pattern, bits<4> rt2 = 0b1111>
2852   : Thumb2I<oops, iops, am, sz, itin, opc, asm, cstr, pattern> {
2853   let Inst{31-27} = 0b11101;
2854   let Inst{26-20} = 0b0001101;
2855   let Inst{11-8} = rt2;
2856   let Inst{7-6} = 0b01;
2857   let Inst{5-4} = opcod;
2858   let Inst{3-0} = 0b1111;
2859
2860   bits<4> addr;
2861   bits<4> Rt;
2862   let Inst{19-16} = addr;
2863   let Inst{15-12} = Rt;
2864 }
2865 class T2I_strex<bits<2> opcod, dag oops, dag iops, AddrMode am, int sz,
2866                 InstrItinClass itin, string opc, string asm, string cstr,
2867                 list<dag> pattern, bits<4> rt2 = 0b1111>
2868   : Thumb2I<oops, iops, am, sz, itin, opc, asm, cstr, pattern> {
2869   let Inst{31-27} = 0b11101;
2870   let Inst{26-20} = 0b0001100;
2871   let Inst{11-8} = rt2;
2872   let Inst{7-6} = 0b01;
2873   let Inst{5-4} = opcod;
2874
2875   bits<4> Rd;
2876   bits<4> addr;
2877   bits<4> Rt;
2878   let Inst{3-0}  = Rd;
2879   let Inst{19-16} = addr;
2880   let Inst{15-12} = Rt;
2881 }
2882
2883 let mayLoad = 1 in {
2884 def t2LDREXB : T2I_ldrex<0b00, (outs rGPR:$Rt), (ins addr_offset_none:$addr),
2885                          AddrModeNone, 4, NoItinerary,
2886                          "ldrexb", "\t$Rt, $addr", "", []>;
2887 def t2LDREXH : T2I_ldrex<0b01, (outs rGPR:$Rt), (ins addr_offset_none:$addr),
2888                          AddrModeNone, 4, NoItinerary,
2889                          "ldrexh", "\t$Rt, $addr", "", []>;
2890 def t2LDREX  : Thumb2I<(outs rGPR:$Rt), (ins t2addrmode_imm0_1020s4:$addr),
2891                        AddrModeNone, 4, NoItinerary,
2892                        "ldrex", "\t$Rt, $addr", "", []> {
2893   bits<4> Rt;
2894   bits<12> addr;
2895   let Inst{31-27} = 0b11101;
2896   let Inst{26-20} = 0b0000101;
2897   let Inst{19-16} = addr{11-8};
2898   let Inst{15-12} = Rt;
2899   let Inst{11-8} = 0b1111;
2900   let Inst{7-0} = addr{7-0};
2901 }
2902 let hasExtraDefRegAllocReq = 1 in
2903 def t2LDREXD : T2I_ldrex<0b11, (outs rGPR:$Rt, rGPR:$Rt2),
2904                          (ins addr_offset_none:$addr),
2905                          AddrModeNone, 4, NoItinerary,
2906                          "ldrexd", "\t$Rt, $Rt2, $addr", "",
2907                          [], {?, ?, ?, ?}> {
2908   bits<4> Rt2;
2909   let Inst{11-8} = Rt2;
2910 }
2911 }
2912
2913 let mayStore = 1, Constraints = "@earlyclobber $Rd" in {
2914 def t2STREXB : T2I_strex<0b00, (outs rGPR:$Rd),
2915                          (ins rGPR:$Rt, addr_offset_none:$addr),
2916                          AddrModeNone, 4, NoItinerary,
2917                          "strexb", "\t$Rd, $Rt, $addr", "", []>;
2918 def t2STREXH : T2I_strex<0b01, (outs rGPR:$Rd),
2919                          (ins rGPR:$Rt, addr_offset_none:$addr),
2920                          AddrModeNone, 4, NoItinerary,
2921                          "strexh", "\t$Rd, $Rt, $addr", "", []>;
2922 def t2STREX  : Thumb2I<(outs rGPR:$Rd), (ins rGPR:$Rt,
2923                              t2addrmode_imm0_1020s4:$addr),
2924                   AddrModeNone, 4, NoItinerary,
2925                   "strex", "\t$Rd, $Rt, $addr", "",
2926                   []> {
2927   bits<4> Rd;
2928   bits<4> Rt;
2929   bits<12> addr;
2930   let Inst{31-27} = 0b11101;
2931   let Inst{26-20} = 0b0000100;
2932   let Inst{19-16} = addr{11-8};
2933   let Inst{15-12} = Rt;
2934   let Inst{11-8}  = Rd;
2935   let Inst{7-0} = addr{7-0};
2936 }
2937 }
2938
2939 let hasExtraSrcRegAllocReq = 1, Constraints = "@earlyclobber $Rd" in
2940 def t2STREXD : T2I_strex<0b11, (outs rGPR:$Rd),
2941                          (ins rGPR:$Rt, rGPR:$Rt2, addr_offset_none:$addr),
2942                          AddrModeNone, 4, NoItinerary,
2943                          "strexd", "\t$Rd, $Rt, $Rt2, $addr", "", [],
2944                          {?, ?, ?, ?}> {
2945   bits<4> Rt2;
2946   let Inst{11-8} = Rt2;
2947 }
2948
2949 def t2CLREX : T2I<(outs), (ins), NoItinerary, "clrex", "", []>,
2950             Requires<[IsThumb2, HasV7]>  {
2951   let Inst{31-16} = 0xf3bf;
2952   let Inst{15-14} = 0b10;
2953   let Inst{13} = 0;
2954   let Inst{12} = 0;
2955   let Inst{11-8} = 0b1111;
2956   let Inst{7-4} = 0b0010;
2957   let Inst{3-0} = 0b1111;
2958 }
2959
2960 //===----------------------------------------------------------------------===//
2961 // SJLJ Exception handling intrinsics
2962 //   eh_sjlj_setjmp() is an instruction sequence to store the return
2963 //   address and save #0 in R0 for the non-longjmp case.
2964 //   Since by its nature we may be coming from some other function to get
2965 //   here, and we're using the stack frame for the containing function to
2966 //   save/restore registers, we can't keep anything live in regs across
2967 //   the eh_sjlj_setjmp(), else it will almost certainly have been tromped upon
2968 //   when we get here from a longjmp(). We force everything out of registers
2969 //   except for our own input by listing the relevant registers in Defs. By
2970 //   doing so, we also cause the prologue/epilogue code to actively preserve
2971 //   all of the callee-saved resgisters, which is exactly what we want.
2972 //   $val is a scratch register for our use.
2973 let Defs =
2974   [ R0,  R1,  R2,  R3,  R4,  R5,  R6,  R7,  R8,  R9,  R10, R11, R12, LR, CPSR,
2975     QQQQ0, QQQQ1, QQQQ2, QQQQ3 ],
2976   hasSideEffects = 1, isBarrier = 1, isCodeGenOnly = 1 in {
2977   def t2Int_eh_sjlj_setjmp : Thumb2XI<(outs), (ins tGPR:$src, tGPR:$val),
2978                                AddrModeNone, 0, NoItinerary, "", "",
2979                           [(set R0, (ARMeh_sjlj_setjmp tGPR:$src, tGPR:$val))]>,
2980                              Requires<[IsThumb2, HasVFP2]>;
2981 }
2982
2983 let Defs =
2984   [ R0,  R1,  R2,  R3,  R4,  R5,  R6,  R7,  R8,  R9,  R10, R11, R12, LR, CPSR ],
2985   hasSideEffects = 1, isBarrier = 1, isCodeGenOnly = 1 in {
2986   def t2Int_eh_sjlj_setjmp_nofp : Thumb2XI<(outs), (ins tGPR:$src, tGPR:$val),
2987                                AddrModeNone, 0, NoItinerary, "", "",
2988                           [(set R0, (ARMeh_sjlj_setjmp tGPR:$src, tGPR:$val))]>,
2989                                   Requires<[IsThumb2, NoVFP]>;
2990 }
2991
2992
2993 //===----------------------------------------------------------------------===//
2994 // Control-Flow Instructions
2995 //
2996
2997 // FIXME: remove when we have a way to marking a MI with these properties.
2998 // FIXME: Should pc be an implicit operand like PICADD, etc?
2999 let isReturn = 1, isTerminator = 1, isBarrier = 1, mayLoad = 1,
3000     hasExtraDefRegAllocReq = 1, isCodeGenOnly = 1 in
3001 def t2LDMIA_RET: t2PseudoExpand<(outs GPR:$wb), (ins GPR:$Rn, pred:$p,
3002                                                    reglist:$regs, variable_ops),
3003                               4, IIC_iLoad_mBr, [],
3004             (t2LDMIA_UPD GPR:$wb, GPR:$Rn, pred:$p, reglist:$regs)>,
3005                          RegConstraint<"$Rn = $wb">;
3006
3007 let isBranch = 1, isTerminator = 1, isBarrier = 1 in {
3008 let isPredicable = 1 in
3009 def t2B   : T2I<(outs), (ins uncondbrtarget:$target), IIC_Br,
3010                  "b", ".w\t$target",
3011                  [(br bb:$target)]> {
3012   let Inst{31-27} = 0b11110;
3013   let Inst{15-14} = 0b10;
3014   let Inst{12} = 1;
3015
3016   bits<20> target;
3017   let Inst{26} = target{19};
3018   let Inst{11} = target{18};
3019   let Inst{13} = target{17};
3020   let Inst{21-16} = target{16-11};
3021   let Inst{10-0} = target{10-0};
3022 }
3023
3024 let isNotDuplicable = 1, isIndirectBranch = 1 in {
3025 def t2BR_JT : t2PseudoInst<(outs),
3026           (ins GPR:$target, GPR:$index, i32imm:$jt, i32imm:$id),
3027            0, IIC_Br,
3028           [(ARMbr2jt GPR:$target, GPR:$index, tjumptable:$jt, imm:$id)]>;
3029
3030 // FIXME: Add a non-pc based case that can be predicated.
3031 def t2TBB_JT : t2PseudoInst<(outs),
3032         (ins GPR:$index, i32imm:$jt, i32imm:$id),
3033          0, IIC_Br, []>;
3034
3035 def t2TBH_JT : t2PseudoInst<(outs),
3036         (ins GPR:$index, i32imm:$jt, i32imm:$id),
3037          0, IIC_Br, []>;
3038
3039 def t2TBB : T2I<(outs), (ins GPR:$Rn, GPR:$Rm), IIC_Br,
3040                     "tbb", "\t[$Rn, $Rm]", []> {
3041   bits<4> Rn;
3042   bits<4> Rm;
3043   let Inst{31-20} = 0b111010001101;
3044   let Inst{19-16} = Rn;
3045   let Inst{15-5} = 0b11110000000;
3046   let Inst{4} = 0; // B form
3047   let Inst{3-0} = Rm;
3048 }
3049
3050 def t2TBH : T2I<(outs), (ins GPR:$Rn, GPR:$Rm), IIC_Br,
3051                    "tbh", "\t[$Rn, $Rm, lsl #1]", []> {
3052   bits<4> Rn;
3053   bits<4> Rm;
3054   let Inst{31-20} = 0b111010001101;
3055   let Inst{19-16} = Rn;
3056   let Inst{15-5} = 0b11110000000;
3057   let Inst{4} = 1; // H form
3058   let Inst{3-0} = Rm;
3059 }
3060 } // isNotDuplicable, isIndirectBranch
3061
3062 } // isBranch, isTerminator, isBarrier
3063
3064 // FIXME: should be able to write a pattern for ARMBrcond, but can't use
3065 // a two-value operand where a dag node expects ", "two operands. :(
3066 let isBranch = 1, isTerminator = 1 in
3067 def t2Bcc : T2I<(outs), (ins brtarget:$target), IIC_Br,
3068                 "b", ".w\t$target",
3069                 [/*(ARMbrcond bb:$target, imm:$cc)*/]> {
3070   let Inst{31-27} = 0b11110;
3071   let Inst{15-14} = 0b10;
3072   let Inst{12} = 0;
3073
3074   bits<4> p;
3075   let Inst{25-22} = p;
3076
3077   bits<21> target;
3078   let Inst{26} = target{20};
3079   let Inst{11} = target{19};
3080   let Inst{13} = target{18};
3081   let Inst{21-16} = target{17-12};
3082   let Inst{10-0} = target{11-1};
3083
3084   let DecoderMethod = "DecodeThumb2BCCInstruction";
3085 }
3086
3087 // Tail calls. The Darwin version of thumb tail calls uses a t2 branch, so
3088 // it goes here.
3089 let isCall = 1, isTerminator = 1, isReturn = 1, isBarrier = 1 in {
3090   // Darwin version.
3091   let Defs = [R0, R1, R2, R3, R9, R12, QQQQ0, QQQQ2, QQQQ3, PC],
3092       Uses = [SP] in
3093   def tTAILJMPd: tPseudoExpand<(outs),
3094                    (ins uncondbrtarget:$dst, pred:$p, variable_ops),
3095                    4, IIC_Br, [],
3096                    (t2B uncondbrtarget:$dst, pred:$p)>,
3097                  Requires<[IsThumb2, IsDarwin]>;
3098 }
3099
3100 // IT block
3101 let Defs = [ITSTATE] in
3102 def t2IT : Thumb2XI<(outs), (ins it_pred:$cc, it_mask:$mask),
3103                     AddrModeNone, 2,  IIC_iALUx,
3104                     "it$mask\t$cc", "", []> {
3105   // 16-bit instruction.
3106   let Inst{31-16} = 0x0000;
3107   let Inst{15-8} = 0b10111111;
3108
3109   bits<4> cc;
3110   bits<4> mask;
3111   let Inst{7-4} = cc;
3112   let Inst{3-0} = mask;
3113
3114   let DecoderMethod = "DecodeIT";
3115 }
3116
3117 // Branch and Exchange Jazelle -- for disassembly only
3118 // Rm = Inst{19-16}
3119 def t2BXJ : T2I<(outs), (ins rGPR:$func), NoItinerary, "bxj", "\t$func", []> {
3120   bits<4> func;
3121   let Inst{31-27} = 0b11110;
3122   let Inst{26} = 0;
3123   let Inst{25-20} = 0b111100;
3124   let Inst{19-16} = func;
3125   let Inst{15-0} = 0b1000111100000000;
3126 }
3127
3128 // Compare and branch on zero / non-zero
3129 let isBranch = 1, isTerminator = 1 in {
3130   def tCBZ  : T1I<(outs), (ins tGPR:$Rn, t_cbtarget:$target), IIC_Br,
3131                   "cbz\t$Rn, $target", []>,
3132               T1Misc<{0,0,?,1,?,?,?}>,
3133               Requires<[IsThumb2]> {
3134     // A8.6.27
3135     bits<6> target;
3136     bits<3> Rn;
3137     let Inst{9}   = target{5};
3138     let Inst{7-3} = target{4-0};
3139     let Inst{2-0} = Rn;
3140   }
3141
3142   def tCBNZ : T1I<(outs), (ins tGPR:$Rn, t_cbtarget:$target), IIC_Br,
3143                   "cbnz\t$Rn, $target", []>,
3144               T1Misc<{1,0,?,1,?,?,?}>,
3145               Requires<[IsThumb2]> {
3146     // A8.6.27
3147     bits<6> target;
3148     bits<3> Rn;
3149     let Inst{9}   = target{5};
3150     let Inst{7-3} = target{4-0};
3151     let Inst{2-0} = Rn;
3152   }
3153 }
3154
3155
3156 // Change Processor State is a system instruction -- for disassembly and
3157 // parsing only.
3158 // FIXME: Since the asm parser has currently no clean way to handle optional
3159 // operands, create 3 versions of the same instruction. Once there's a clean
3160 // framework to represent optional operands, change this behavior.
3161 class t2CPS<dag iops, string asm_op> : T2XI<(outs), iops, NoItinerary,
3162             !strconcat("cps", asm_op),
3163             [/* For disassembly only; pattern left blank */]> {
3164   bits<2> imod;
3165   bits<3> iflags;
3166   bits<5> mode;
3167   bit M;
3168
3169   let Inst{31-27} = 0b11110;
3170   let Inst{26}    = 0;
3171   let Inst{25-20} = 0b111010;
3172   let Inst{19-16} = 0b1111;
3173   let Inst{15-14} = 0b10;
3174   let Inst{12}    = 0;
3175   let Inst{10-9}  = imod;
3176   let Inst{8}     = M;
3177   let Inst{7-5}   = iflags;
3178   let Inst{4-0}   = mode;
3179   let DecoderMethod = "DecodeT2CPSInstruction";
3180 }
3181
3182 let M = 1 in
3183   def t2CPS3p : t2CPS<(ins imod_op:$imod, iflags_op:$iflags, i32imm:$mode),
3184                       "$imod.w\t$iflags, $mode">;
3185 let mode = 0, M = 0 in
3186   def t2CPS2p : t2CPS<(ins imod_op:$imod, iflags_op:$iflags),
3187                       "$imod.w\t$iflags">;
3188 let imod = 0, iflags = 0, M = 1 in
3189   def t2CPS1p : t2CPS<(ins i32imm:$mode), "\t$mode">;
3190
3191 // A6.3.4 Branches and miscellaneous control
3192 // Table A6-14 Change Processor State, and hint instructions
3193 // Helper class for disassembly only.
3194 class T2I_hint<bits<8> op7_0, string opc, string asm>
3195   : T2I<(outs), (ins), NoItinerary, opc, asm,
3196         [/* For disassembly only; pattern left blank */]> {
3197   let Inst{31-20} = 0xf3a;
3198   let Inst{19-16} = 0b1111;
3199   let Inst{15-14} = 0b10;
3200   let Inst{12} = 0;
3201   let Inst{10-8} = 0b000;
3202   let Inst{7-0} = op7_0;
3203 }
3204
3205 def t2NOP   : T2I_hint<0b00000000, "nop",   ".w">;
3206 def t2YIELD : T2I_hint<0b00000001, "yield", ".w">;
3207 def t2WFE   : T2I_hint<0b00000010, "wfe",   ".w">;
3208 def t2WFI   : T2I_hint<0b00000011, "wfi",   ".w">;
3209 def t2SEV   : T2I_hint<0b00000100, "sev",   ".w">;
3210
3211 def t2DBG : T2I<(outs), (ins imm0_15:$opt), NoItinerary, "dbg", "\t$opt", []> {
3212   bits<4> opt;
3213   let Inst{31-20} = 0b111100111010;
3214   let Inst{19-16} = 0b1111;
3215   let Inst{15-8} = 0b10000000;
3216   let Inst{7-4} = 0b1111;
3217   let Inst{3-0} = opt;
3218 }
3219
3220 // Secure Monitor Call is a system instruction -- for disassembly only
3221 // Option = Inst{19-16}
3222 def t2SMC : T2I<(outs), (ins imm0_15:$opt), NoItinerary, "smc", "\t$opt",
3223                 [/* For disassembly only; pattern left blank */]> {
3224   let Inst{31-27} = 0b11110;
3225   let Inst{26-20} = 0b1111111;
3226   let Inst{15-12} = 0b1000;
3227
3228   bits<4> opt;
3229   let Inst{19-16} = opt;
3230 }
3231
3232 class T2SRS<bits<12> op31_20,
3233            dag oops, dag iops, InstrItinClass itin,
3234           string opc, string asm, list<dag> pattern>
3235   : T2I<oops, iops, itin, opc, asm, pattern> {
3236   let Inst{31-20} = op31_20{11-0};
3237
3238   bits<5> mode;
3239   let Inst{4-0} = mode{4-0};
3240 }
3241
3242 // Store Return State is a system instruction -- for disassembly only
3243 def t2SRSDBW : T2SRS<0b111010000010,
3244                    (outs),(ins i32imm:$mode),NoItinerary,"srsdb","\tsp!, $mode",
3245                    [/* For disassembly only; pattern left blank */]>;
3246 def t2SRSDB  : T2SRS<0b111010000000,
3247                    (outs),(ins i32imm:$mode),NoItinerary,"srsdb","\tsp, $mode",
3248                    [/* For disassembly only; pattern left blank */]>;
3249 def t2SRSIAW : T2SRS<0b111010011010,
3250                    (outs),(ins i32imm:$mode),NoItinerary,"srsia","\tsp!, $mode",
3251                    [/* For disassembly only; pattern left blank */]>;
3252 def t2SRSIA  : T2SRS<0b111010011000,
3253                    (outs), (ins i32imm:$mode),NoItinerary,"srsia","\tsp, $mode",
3254                    [/* For disassembly only; pattern left blank */]>;
3255
3256 // Return From Exception is a system instruction -- for disassembly only
3257
3258 class T2RFE<bits<12> op31_20, dag oops, dag iops, InstrItinClass itin,
3259           string opc, string asm, list<dag> pattern>
3260   : T2I<oops, iops, itin, opc, asm, pattern> {
3261   let Inst{31-20} = op31_20{11-0};
3262
3263   bits<4> Rn;
3264   let Inst{19-16} = Rn;
3265   let Inst{15-0} = 0xc000;
3266 }
3267
3268 def t2RFEDBW : T2RFE<0b111010000011,
3269                    (outs), (ins GPR:$Rn), NoItinerary, "rfedb", "\t$Rn!",
3270                    [/* For disassembly only; pattern left blank */]>;
3271 def t2RFEDB  : T2RFE<0b111010000001,
3272                    (outs), (ins GPR:$Rn), NoItinerary, "rfedb", "\t$Rn",
3273                    [/* For disassembly only; pattern left blank */]>;
3274 def t2RFEIAW : T2RFE<0b111010011011,
3275                    (outs), (ins GPR:$Rn), NoItinerary, "rfeia", "\t$Rn!",
3276                    [/* For disassembly only; pattern left blank */]>;
3277 def t2RFEIA  : T2RFE<0b111010011001,
3278                    (outs), (ins GPR:$Rn), NoItinerary, "rfeia", "\t$Rn",
3279                    [/* For disassembly only; pattern left blank */]>;
3280
3281 //===----------------------------------------------------------------------===//
3282 // Non-Instruction Patterns
3283 //
3284
3285 // 32-bit immediate using movw + movt.
3286 // This is a single pseudo instruction to make it re-materializable.
3287 // FIXME: Remove this when we can do generalized remat.
3288 let isReMaterializable = 1, isMoveImm = 1 in
3289 def t2MOVi32imm : PseudoInst<(outs rGPR:$dst), (ins i32imm:$src), IIC_iMOVix2,
3290                             [(set rGPR:$dst, (i32 imm:$src))]>,
3291                             Requires<[IsThumb, HasV6T2]>;
3292
3293 // Pseudo instruction that combines movw + movt + add pc (if pic).
3294 // It also makes it possible to rematerialize the instructions.
3295 // FIXME: Remove this when we can do generalized remat and when machine licm
3296 // can properly the instructions.
3297 let isReMaterializable = 1 in {
3298 def t2MOV_ga_pcrel : PseudoInst<(outs rGPR:$dst), (ins i32imm:$addr),
3299                                 IIC_iMOVix2addpc,
3300                           [(set rGPR:$dst, (ARMWrapperPIC tglobaladdr:$addr))]>,
3301                           Requires<[IsThumb2, UseMovt]>;
3302
3303 def t2MOV_ga_dyn : PseudoInst<(outs rGPR:$dst), (ins i32imm:$addr),
3304                               IIC_iMOVix2,
3305                           [(set rGPR:$dst, (ARMWrapperDYN tglobaladdr:$addr))]>,
3306                           Requires<[IsThumb2, UseMovt]>;
3307 }
3308
3309 // ConstantPool, GlobalAddress, and JumpTable
3310 def : T2Pat<(ARMWrapper  tglobaladdr :$dst), (t2LEApcrel tglobaladdr :$dst)>,
3311            Requires<[IsThumb2, DontUseMovt]>;
3312 def : T2Pat<(ARMWrapper  tconstpool  :$dst), (t2LEApcrel tconstpool  :$dst)>;
3313 def : T2Pat<(ARMWrapper  tglobaladdr :$dst), (t2MOVi32imm tglobaladdr :$dst)>,
3314            Requires<[IsThumb2, UseMovt]>;
3315
3316 def : T2Pat<(ARMWrapperJT tjumptable:$dst, imm:$id),
3317             (t2LEApcrelJT tjumptable:$dst, imm:$id)>;
3318
3319 // Pseudo instruction that combines ldr from constpool and add pc. This should
3320 // be expanded into two instructions late to allow if-conversion and
3321 // scheduling.
3322 let canFoldAsLoad = 1, isReMaterializable = 1 in
3323 def t2LDRpci_pic : PseudoInst<(outs rGPR:$dst), (ins i32imm:$addr, pclabel:$cp),
3324                    IIC_iLoadiALU,
3325               [(set rGPR:$dst, (ARMpic_add (load (ARMWrapper tconstpool:$addr)),
3326                                            imm:$cp))]>,
3327                Requires<[IsThumb2]>;
3328 //===----------------------------------------------------------------------===//
3329 // Coprocessor load/store -- for disassembly only
3330 //
3331 class T2CI<dag oops, dag iops, string opc, string asm>
3332   : T2I<oops, iops, NoItinerary, opc, asm, []> {
3333   let Inst{27-25} = 0b110;
3334 }
3335
3336 multiclass T2LdStCop<bits<4> op31_28, bit load, string opc> {
3337   def _OFFSET : T2CI<(outs),
3338       (ins nohash_imm:$cop, nohash_imm:$CRd, addrmode2:$addr),
3339       opc, "\tp$cop, cr$CRd, $addr"> {
3340     let Inst{31-28} = op31_28;
3341     let Inst{24} = 1; // P = 1
3342     let Inst{21} = 0; // W = 0
3343     let Inst{22} = 0; // D = 0
3344     let Inst{20} = load;
3345     let DecoderMethod = "DecodeCopMemInstruction";
3346   }
3347
3348   def _PRE : T2CI<(outs),
3349       (ins nohash_imm:$cop, nohash_imm:$CRd, addrmode2:$addr),
3350       opc, "\tp$cop, cr$CRd, $addr!"> {
3351     let Inst{31-28} = op31_28;
3352     let Inst{24} = 1; // P = 1
3353     let Inst{21} = 1; // W = 1
3354     let Inst{22} = 0; // D = 0
3355     let Inst{20} = load;
3356     let DecoderMethod = "DecodeCopMemInstruction";
3357   }
3358
3359   def _POST : T2CI<(outs),
3360       (ins nohash_imm:$cop, nohash_imm:$CRd, addrmode2:$addr),
3361       opc, "\tp$cop, cr$CRd, $addr"> {
3362     let Inst{31-28} = op31_28;
3363     let Inst{24} = 0; // P = 0
3364     let Inst{21} = 1; // W = 1
3365     let Inst{22} = 0; // D = 0
3366     let Inst{20} = load;
3367     let DecoderMethod = "DecodeCopMemInstruction";
3368   }
3369
3370   def _OPTION : T2CI<(outs),
3371       (ins nohash_imm:$cop,nohash_imm:$CRd,GPR:$base, nohash_imm:$option),
3372       opc, "\tp$cop, cr$CRd, [$base], \\{$option\\}"> {
3373     let Inst{31-28} = op31_28;
3374     let Inst{24} = 0; // P = 0
3375     let Inst{23} = 1; // U = 1
3376     let Inst{21} = 0; // W = 0
3377     let Inst{22} = 0; // D = 0
3378     let Inst{20} = load;
3379     let DecoderMethod = "DecodeCopMemInstruction";
3380   }
3381
3382   def L_OFFSET : T2CI<(outs),
3383       (ins nohash_imm:$cop, nohash_imm:$CRd, addrmode2:$addr),
3384       !strconcat(opc, "l"), "\tp$cop, cr$CRd, $addr"> {
3385     let Inst{31-28} = op31_28;
3386     let Inst{24} = 1; // P = 1
3387     let Inst{21} = 0; // W = 0
3388     let Inst{22} = 1; // D = 1
3389     let Inst{20} = load;
3390     let DecoderMethod = "DecodeCopMemInstruction";
3391   }
3392
3393   def L_PRE : T2CI<(outs),
3394       (ins nohash_imm:$cop, nohash_imm:$CRd, addrmode2:$addr),
3395       !strconcat(opc, "l"), "\tp$cop, cr$CRd, $addr!"> {
3396     let Inst{31-28} = op31_28;
3397     let Inst{24} = 1; // P = 1
3398     let Inst{21} = 1; // W = 1
3399     let Inst{22} = 1; // D = 1
3400     let Inst{20} = load;
3401     let DecoderMethod = "DecodeCopMemInstruction";
3402   }
3403
3404   def L_POST : T2CI<(outs),
3405       (ins nohash_imm:$cop, nohash_imm:$CRd, addr_offset_none:$addr,
3406             postidx_imm8s4:$offset),
3407       !strconcat(opc, "l"), "\tp$cop, cr$CRd, $addr, $offset"> {
3408     let Inst{31-28} = op31_28;
3409     let Inst{24} = 0; // P = 0
3410     let Inst{21} = 1; // W = 1
3411     let Inst{22} = 1; // D = 1
3412     let Inst{20} = load;
3413     let DecoderMethod = "DecodeCopMemInstruction";
3414   }
3415
3416   def L_OPTION : T2CI<(outs),
3417       (ins nohash_imm:$cop, nohash_imm:$CRd,GPR:$base,nohash_imm:$option),
3418       !strconcat(opc, "l"), "\tp$cop, cr$CRd, [$base], \\{$option\\}"> {
3419     let Inst{31-28} = op31_28;
3420     let Inst{24} = 0; // P = 0
3421     let Inst{23} = 1; // U = 1
3422     let Inst{21} = 0; // W = 0
3423     let Inst{22} = 1; // D = 1
3424     let Inst{20} = load;
3425     let DecoderMethod = "DecodeCopMemInstruction";
3426   }
3427 }
3428
3429 defm t2LDC  : T2LdStCop<0b1111, 1, "ldc">;
3430 defm t2STC  : T2LdStCop<0b1111, 0, "stc">;
3431
3432
3433 //===----------------------------------------------------------------------===//
3434 // Move between special register and ARM core register -- for disassembly only
3435 //
3436
3437 class T2SpecialReg<bits<12> op31_20, bits<2> op15_14, bits<1> op12,
3438           dag oops, dag iops, InstrItinClass itin,
3439           string opc, string asm, list<dag> pattern>
3440   : T2I<oops, iops, itin, opc, asm, pattern> {
3441   let Inst{31-20} = op31_20{11-0};
3442   let Inst{15-14} = op15_14{1-0};
3443   let Inst{13}    = 0b0;
3444   let Inst{12} = op12{0};
3445   let Inst{7-0}   = 0;
3446 }
3447
3448 class T2MRS<bits<12> op31_20, bits<2> op15_14, bits<1> op12,
3449           dag oops, dag iops, InstrItinClass itin,
3450           string opc, string asm, list<dag> pattern>
3451   : T2SpecialReg<op31_20, op15_14, op12, oops, iops, itin, opc, asm, pattern> {
3452   bits<4> Rd;
3453   let Inst{11-8} = Rd;
3454   let Inst{19-16} = 0b1111;
3455 }
3456
3457 def t2MRS : T2MRS<0b111100111110, 0b10, 0,
3458                 (outs rGPR:$Rd), (ins), NoItinerary, "mrs", "\t$Rd, cpsr",
3459                 [/* For disassembly only; pattern left blank */]>;
3460 def t2MRSsys : T2MRS<0b111100111111, 0b10, 0,
3461                    (outs rGPR:$Rd), (ins), NoItinerary, "mrs", "\t$Rd, spsr",
3462                    [/* For disassembly only; pattern left blank */]>;
3463
3464 // Move from ARM core register to Special Register
3465 //
3466 // No need to have both system and application versions, the encodings are the
3467 // same and the assembly parser has no way to distinguish between them. The mask
3468 // operand contains the special register (R Bit) in bit 4 and bits 3-0 contains
3469 // the mask with the fields to be accessed in the special register.
3470 def t2MSR : T2SpecialReg<0b111100111000 /* op31-20 */, 0b10 /* op15-14 */,
3471                          0 /* op12 */, (outs), (ins msr_mask:$mask, rGPR:$Rn),
3472                          NoItinerary, "msr", "\t$mask, $Rn",
3473                          [/* For disassembly only; pattern left blank */]> {
3474   bits<5> mask;
3475   bits<4> Rn;
3476   let Inst{19-16} = Rn;
3477   let Inst{20}    = mask{4}; // R Bit
3478   let Inst{11-8}  = mask{3-0};
3479 }
3480
3481 //===----------------------------------------------------------------------===//
3482 // Move between coprocessor and ARM core register
3483 //
3484
3485 class t2MovRCopro<bits<4> Op, string opc, bit direction, dag oops, dag iops,
3486                   list<dag> pattern>
3487   : T2Cop<Op, oops, iops,
3488           !strconcat(opc, "\t$cop, $opc1, $Rt, $CRn, $CRm, $opc2"),
3489           pattern> {
3490   let Inst{27-24} = 0b1110;
3491   let Inst{20} = direction;
3492   let Inst{4} = 1;
3493
3494   bits<4> Rt;
3495   bits<4> cop;
3496   bits<3> opc1;
3497   bits<3> opc2;
3498   bits<4> CRm;
3499   bits<4> CRn;
3500
3501   let Inst{15-12} = Rt;
3502   let Inst{11-8}  = cop;
3503   let Inst{23-21} = opc1;
3504   let Inst{7-5}   = opc2;
3505   let Inst{3-0}   = CRm;
3506   let Inst{19-16} = CRn;
3507 }
3508
3509 class t2MovRRCopro<bits<4> Op, string opc, bit direction,
3510                    list<dag> pattern = []>
3511   : T2Cop<Op, (outs),
3512           (ins p_imm:$cop, imm0_15:$opc1, GPR:$Rt, GPR:$Rt2, c_imm:$CRm),
3513           !strconcat(opc, "\t$cop, $opc1, $Rt, $Rt2, $CRm"), pattern> {
3514   let Inst{27-24} = 0b1100;
3515   let Inst{23-21} = 0b010;
3516   let Inst{20} = direction;
3517
3518   bits<4> Rt;
3519   bits<4> Rt2;
3520   bits<4> cop;
3521   bits<4> opc1;
3522   bits<4> CRm;
3523
3524   let Inst{15-12} = Rt;
3525   let Inst{19-16} = Rt2;
3526   let Inst{11-8}  = cop;
3527   let Inst{7-4}   = opc1;
3528   let Inst{3-0}   = CRm;
3529 }
3530
3531 /* from ARM core register to coprocessor */
3532 def t2MCR : t2MovRCopro<0b1110, "mcr", 0,
3533            (outs),
3534            (ins p_imm:$cop, imm0_7:$opc1, GPR:$Rt, c_imm:$CRn,
3535                 c_imm:$CRm, imm0_7:$opc2),
3536            [(int_arm_mcr imm:$cop, imm:$opc1, GPR:$Rt, imm:$CRn,
3537                          imm:$CRm, imm:$opc2)]>;
3538 def t2MCR2 : t2MovRCopro<0b1111, "mcr2", 0,
3539              (outs), (ins p_imm:$cop, imm0_7:$opc1, GPR:$Rt, c_imm:$CRn,
3540                           c_imm:$CRm, imm0_7:$opc2),
3541              [(int_arm_mcr2 imm:$cop, imm:$opc1, GPR:$Rt, imm:$CRn,
3542                             imm:$CRm, imm:$opc2)]>;
3543
3544 /* from coprocessor to ARM core register */
3545 def t2MRC : t2MovRCopro<0b1110, "mrc", 1,
3546              (outs GPR:$Rt), (ins p_imm:$cop, imm0_7:$opc1, c_imm:$CRn,
3547                                   c_imm:$CRm, imm0_7:$opc2), []>;
3548
3549 def t2MRC2 : t2MovRCopro<0b1111, "mrc2", 1,
3550              (outs GPR:$Rt), (ins p_imm:$cop, imm0_7:$opc1, c_imm:$CRn,
3551                                   c_imm:$CRm, imm0_7:$opc2), []>;
3552
3553 def : T2v6Pat<(int_arm_mrc  imm:$cop, imm:$opc1, imm:$CRn, imm:$CRm, imm:$opc2),
3554               (t2MRC imm:$cop, imm:$opc1, imm:$CRn, imm:$CRm, imm:$opc2)>;
3555
3556 def : T2v6Pat<(int_arm_mrc2 imm:$cop, imm:$opc1, imm:$CRn, imm:$CRm, imm:$opc2),
3557               (t2MRC2 imm:$cop, imm:$opc1, imm:$CRn, imm:$CRm, imm:$opc2)>;
3558
3559
3560 /* from ARM core register to coprocessor */
3561 def t2MCRR : t2MovRRCopro<0b1110, "mcrr", 0,
3562                         [(int_arm_mcrr imm:$cop, imm:$opc1, GPR:$Rt, GPR:$Rt2,
3563                                        imm:$CRm)]>;
3564 def t2MCRR2 : t2MovRRCopro<0b1111, "mcrr2", 0,
3565                            [(int_arm_mcrr2 imm:$cop, imm:$opc1, GPR:$Rt,
3566                                            GPR:$Rt2, imm:$CRm)]>;
3567 /* from coprocessor to ARM core register */
3568 def t2MRRC : t2MovRRCopro<0b1110, "mrrc", 1>;
3569
3570 def t2MRRC2 : t2MovRRCopro<0b1111, "mrrc2", 1>;
3571
3572 //===----------------------------------------------------------------------===//
3573 // Other Coprocessor Instructions.
3574 //
3575
3576 def tCDP : T2Cop<0b1110, (outs), (ins p_imm:$cop, imm0_15:$opc1,
3577                  c_imm:$CRd, c_imm:$CRn, c_imm:$CRm, imm0_7:$opc2),
3578                  "cdp\t$cop, $opc1, $CRd, $CRn, $CRm, $opc2",
3579                  [(int_arm_cdp imm:$cop, imm:$opc1, imm:$CRd, imm:$CRn,
3580                                imm:$CRm, imm:$opc2)]> {
3581   let Inst{27-24} = 0b1110;
3582
3583   bits<4> opc1;
3584   bits<4> CRn;
3585   bits<4> CRd;
3586   bits<4> cop;
3587   bits<3> opc2;
3588   bits<4> CRm;
3589
3590   let Inst{3-0}   = CRm;
3591   let Inst{4}     = 0;
3592   let Inst{7-5}   = opc2;
3593   let Inst{11-8}  = cop;
3594   let Inst{15-12} = CRd;
3595   let Inst{19-16} = CRn;
3596   let Inst{23-20} = opc1;
3597 }
3598
3599 def t2CDP2 : T2Cop<0b1111, (outs), (ins p_imm:$cop, imm0_15:$opc1,
3600                    c_imm:$CRd, c_imm:$CRn, c_imm:$CRm, imm0_7:$opc2),
3601                    "cdp2\t$cop, $opc1, $CRd, $CRn, $CRm, $opc2",
3602                    [(int_arm_cdp2 imm:$cop, imm:$opc1, imm:$CRd, imm:$CRn,
3603                                   imm:$CRm, imm:$opc2)]> {
3604   let Inst{27-24} = 0b1110;
3605
3606   bits<4> opc1;
3607   bits<4> CRn;
3608   bits<4> CRd;
3609   bits<4> cop;
3610   bits<3> opc2;
3611   bits<4> CRm;
3612
3613   let Inst{3-0}   = CRm;
3614   let Inst{4}     = 0;
3615   let Inst{7-5}   = opc2;
3616   let Inst{11-8}  = cop;
3617   let Inst{15-12} = CRd;
3618   let Inst{19-16} = CRn;
3619   let Inst{23-20} = opc1;
3620 }
3621
3622
3623
3624 //===----------------------------------------------------------------------===//
3625 // Non-Instruction Patterns
3626 //
3627
3628 // SXT/UXT with no rotate
3629 let AddedComplexity = 16 in {
3630 def : T2Pat<(and rGPR:$Rm, 0x000000FF), (t2UXTB rGPR:$Rm, 0)>,
3631            Requires<[IsThumb2]>;
3632 def : T2Pat<(and rGPR:$Rm, 0x0000FFFF), (t2UXTH rGPR:$Rm, 0)>,
3633            Requires<[IsThumb2]>;
3634 def : T2Pat<(and rGPR:$Rm, 0x00FF00FF), (t2UXTB16 rGPR:$Rm, 0)>,
3635            Requires<[HasT2ExtractPack, IsThumb2]>;
3636 def : T2Pat<(add rGPR:$Rn, (and rGPR:$Rm, 0x00FF)),
3637             (t2UXTAB rGPR:$Rn, rGPR:$Rm, 0)>,
3638            Requires<[HasT2ExtractPack, IsThumb2]>;
3639 def : T2Pat<(add rGPR:$Rn, (and rGPR:$Rm, 0xFFFF)),
3640             (t2UXTAH rGPR:$Rn, rGPR:$Rm, 0)>,
3641            Requires<[HasT2ExtractPack, IsThumb2]>;
3642 }
3643
3644 def : T2Pat<(sext_inreg rGPR:$Src, i8),  (t2SXTB rGPR:$Src, 0)>,
3645            Requires<[IsThumb2]>;
3646 def : T2Pat<(sext_inreg rGPR:$Src, i16), (t2SXTH rGPR:$Src, 0)>,
3647            Requires<[IsThumb2]>;
3648 def : T2Pat<(add rGPR:$Rn, (sext_inreg rGPR:$Rm, i8)),
3649             (t2SXTAB rGPR:$Rn, rGPR:$Rm, 0)>,
3650            Requires<[HasT2ExtractPack, IsThumb2]>;
3651 def : T2Pat<(add rGPR:$Rn, (sext_inreg rGPR:$Rm, i16)),
3652             (t2SXTAH rGPR:$Rn, rGPR:$Rm, 0)>,
3653            Requires<[HasT2ExtractPack, IsThumb2]>;
3654
3655 // Atomic load/store patterns
3656 def : T2Pat<(atomic_load_8   t2addrmode_imm12:$addr),
3657             (t2LDRBi12  t2addrmode_imm12:$addr)>;
3658 def : T2Pat<(atomic_load_8   t2addrmode_negimm8:$addr),
3659             (t2LDRBi8   t2addrmode_negimm8:$addr)>;
3660 def : T2Pat<(atomic_load_8   t2addrmode_so_reg:$addr),
3661             (t2LDRBs    t2addrmode_so_reg:$addr)>;
3662 def : T2Pat<(atomic_load_16  t2addrmode_imm12:$addr),
3663             (t2LDRHi12  t2addrmode_imm12:$addr)>;
3664 def : T2Pat<(atomic_load_16  t2addrmode_negimm8:$addr),
3665             (t2LDRHi8   t2addrmode_negimm8:$addr)>;
3666 def : T2Pat<(atomic_load_16  t2addrmode_so_reg:$addr),
3667             (t2LDRHs    t2addrmode_so_reg:$addr)>;
3668 def : T2Pat<(atomic_load_32  t2addrmode_imm12:$addr),
3669             (t2LDRi12   t2addrmode_imm12:$addr)>;
3670 def : T2Pat<(atomic_load_32  t2addrmode_negimm8:$addr),
3671             (t2LDRi8    t2addrmode_negimm8:$addr)>;
3672 def : T2Pat<(atomic_load_32  t2addrmode_so_reg:$addr),
3673             (t2LDRs     t2addrmode_so_reg:$addr)>;
3674 def : T2Pat<(atomic_store_8  t2addrmode_imm12:$addr, GPR:$val),
3675             (t2STRBi12  GPR:$val, t2addrmode_imm12:$addr)>;
3676 def : T2Pat<(atomic_store_8  t2addrmode_negimm8:$addr, GPR:$val),
3677             (t2STRBi8   GPR:$val, t2addrmode_negimm8:$addr)>;
3678 def : T2Pat<(atomic_store_8  t2addrmode_so_reg:$addr, GPR:$val),
3679             (t2STRBs    GPR:$val, t2addrmode_so_reg:$addr)>;
3680 def : T2Pat<(atomic_store_16 t2addrmode_imm12:$addr, GPR:$val),
3681             (t2STRHi12  GPR:$val, t2addrmode_imm12:$addr)>;
3682 def : T2Pat<(atomic_store_16 t2addrmode_negimm8:$addr, GPR:$val),
3683             (t2STRHi8   GPR:$val, t2addrmode_negimm8:$addr)>;
3684 def : T2Pat<(atomic_store_16 t2addrmode_so_reg:$addr, GPR:$val),
3685             (t2STRHs    GPR:$val, t2addrmode_so_reg:$addr)>;
3686 def : T2Pat<(atomic_store_32 t2addrmode_imm12:$addr, GPR:$val),
3687             (t2STRi12   GPR:$val, t2addrmode_imm12:$addr)>;
3688 def : T2Pat<(atomic_store_32 t2addrmode_negimm8:$addr, GPR:$val),
3689             (t2STRi8    GPR:$val, t2addrmode_negimm8:$addr)>;
3690 def : T2Pat<(atomic_store_32 t2addrmode_so_reg:$addr, GPR:$val),
3691             (t2STRs     GPR:$val, t2addrmode_so_reg:$addr)>;
3692
3693
3694 //===----------------------------------------------------------------------===//
3695 // Assembler aliases
3696 //
3697
3698 // Aliases for ADC without the ".w" optional width specifier.
3699 def : t2InstAlias<"adc${s}${p} $Rd, $Rn, $Rm",
3700                   (t2ADCrr rGPR:$Rd, rGPR:$Rn, rGPR:$Rm, pred:$p, cc_out:$s)>;
3701 def : t2InstAlias<"adc${s}${p} $Rd, $Rn, $ShiftedRm",
3702                   (t2ADCrs rGPR:$Rd, rGPR:$Rn, t2_so_reg:$ShiftedRm,
3703                            pred:$p, cc_out:$s)>;
3704
3705 // Aliases for SBC without the ".w" optional width specifier.
3706 def : t2InstAlias<"sbc${s}${p} $Rd, $Rn, $Rm",
3707                   (t2SBCrr rGPR:$Rd, rGPR:$Rn, rGPR:$Rm, pred:$p, cc_out:$s)>;
3708 def : t2InstAlias<"sbc${s}${p} $Rd, $Rn, $ShiftedRm",
3709                   (t2SBCrs rGPR:$Rd, rGPR:$Rn, t2_so_reg:$ShiftedRm,
3710                            pred:$p, cc_out:$s)>;
3711
3712 // Aliases for ADD without the ".w" optional width specifier.
3713 def : t2InstAlias<"add${s}${p} $Rd, $Rn, $imm",
3714            (t2ADDri rGPR:$Rd, GPRnopc:$Rn, t2_so_imm:$imm, pred:$p, cc_out:$s)>;
3715 def : t2InstAlias<"add${p} $Rd, $Rn, $imm",
3716            (t2ADDri12 rGPR:$Rd, GPR:$Rn, imm0_4095:$imm, pred:$p)>;
3717 def : t2InstAlias<"add${s}${p} $Rd, $Rn, $Rm",
3718                  (t2ADDrr rGPR:$Rd, GPRnopc:$Rn, rGPR:$Rm, pred:$p, cc_out:$s)>;
3719 def : t2InstAlias<"add${s}${p} $Rd, $Rn, $ShiftedRm",
3720                   (t2ADDrs rGPR:$Rd, GPRnopc:$Rn, t2_so_reg:$ShiftedRm,
3721                            pred:$p, cc_out:$s)>;
3722
3723 // Alias for compares without the ".w" optional width specifier.
3724 def : t2InstAlias<"cmn${p} $Rn, $Rm",
3725                   (t2CMNzrr GPRnopc:$Rn, rGPR:$Rm, pred:$p)>;
3726 def : t2InstAlias<"teq${p} $Rn, $Rm",
3727                   (t2TEQrr GPRnopc:$Rn, rGPR:$Rm, pred:$p)>;
3728 def : t2InstAlias<"tst${p} $Rn, $Rm",
3729                   (t2TSTrr GPRnopc:$Rn, rGPR:$Rm, pred:$p)>;
3730
3731 // Memory barriers
3732 def : InstAlias<"dmb", (t2DMB 0xf)>, Requires<[IsThumb2, HasDB]>;
3733 def : InstAlias<"dsb", (t2DSB 0xf)>, Requires<[IsThumb2, HasDB]>;
3734 def : InstAlias<"isb", (t2ISB 0xf)>, Requires<[IsThumb2, HasDB]>;
3735
3736 // Alias for LDR, LDRB, LDRH, LDRSB, and LDRSH without the ".w" optional
3737 // width specifier.
3738 def : t2InstAlias<"ldr${p} $Rt, $addr",
3739                   (t2LDRi12 GPR:$Rt, t2addrmode_imm12:$addr, pred:$p)>;
3740 def : t2InstAlias<"ldrb${p} $Rt, $addr",
3741                   (t2LDRBi12 rGPR:$Rt, t2addrmode_imm12:$addr, pred:$p)>;
3742 def : t2InstAlias<"ldrh${p} $Rt, $addr",
3743                   (t2LDRHi12 rGPR:$Rt, t2addrmode_imm12:$addr, pred:$p)>;
3744 def : t2InstAlias<"ldrsb${p} $Rt, $addr",
3745                   (t2LDRSBi12 rGPR:$Rt, t2addrmode_imm12:$addr, pred:$p)>;
3746 def : t2InstAlias<"ldrsh${p} $Rt, $addr",
3747                   (t2LDRSHi12 rGPR:$Rt, t2addrmode_imm12:$addr, pred:$p)>;
3748
3749 def : t2InstAlias<"ldr${p} $Rt, $addr",
3750                   (t2LDRs GPR:$Rt, t2addrmode_so_reg:$addr, pred:$p)>;
3751 def : t2InstAlias<"ldrb${p} $Rt, $addr",
3752                   (t2LDRBs rGPR:$Rt, t2addrmode_so_reg:$addr, pred:$p)>;
3753 def : t2InstAlias<"ldrh${p} $Rt, $addr",
3754                   (t2LDRHs rGPR:$Rt, t2addrmode_so_reg:$addr, pred:$p)>;
3755 def : t2InstAlias<"ldrsb${p} $Rt, $addr",
3756                   (t2LDRSBs rGPR:$Rt, t2addrmode_so_reg:$addr, pred:$p)>;
3757 def : t2InstAlias<"ldrsh${p} $Rt, $addr",
3758                   (t2LDRSHs rGPR:$Rt, t2addrmode_so_reg:$addr, pred:$p)>;