[ARM] Add more pattern matching for f16 <-> f64 conversions
[oota-llvm.git] / lib / Target / ARM / ARMInstrVFP.td
1 //===-- ARMInstrVFP.td - VFP support for ARM ---------------*- tablegen -*-===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 // This file describes the ARM VFP instruction set.
11 //
12 //===----------------------------------------------------------------------===//
13
14 def SDT_FTOI    : SDTypeProfile<1, 1, [SDTCisVT<0, f32>, SDTCisFP<1>]>;
15 def SDT_ITOF    : SDTypeProfile<1, 1, [SDTCisFP<0>, SDTCisVT<1, f32>]>;
16 def SDT_CMPFP0  : SDTypeProfile<0, 1, [SDTCisFP<0>]>;
17 def SDT_VMOVDRR : SDTypeProfile<1, 2, [SDTCisVT<0, f64>, SDTCisVT<1, i32>,
18                                        SDTCisSameAs<1, 2>]>;
19
20 def arm_ftoui  : SDNode<"ARMISD::FTOUI",   SDT_FTOI>;
21 def arm_ftosi  : SDNode<"ARMISD::FTOSI",   SDT_FTOI>;
22 def arm_sitof  : SDNode<"ARMISD::SITOF",   SDT_ITOF>;
23 def arm_uitof  : SDNode<"ARMISD::UITOF",   SDT_ITOF>;
24 def arm_fmstat : SDNode<"ARMISD::FMSTAT",  SDTNone, [SDNPInGlue, SDNPOutGlue]>;
25 def arm_cmpfp  : SDNode<"ARMISD::CMPFP",   SDT_ARMCmp, [SDNPOutGlue]>;
26 def arm_cmpfp0 : SDNode<"ARMISD::CMPFPw0", SDT_CMPFP0, [SDNPOutGlue]>;
27 def arm_fmdrr  : SDNode<"ARMISD::VMOVDRR", SDT_VMOVDRR>;
28
29
30 //===----------------------------------------------------------------------===//
31 // Operand Definitions.
32 //
33
34 // 8-bit floating-point immediate encodings.
35 def FPImmOperand : AsmOperandClass {
36   let Name = "FPImm";
37   let ParserMethod = "parseFPImm";
38 }
39
40 def vfp_f32imm : Operand<f32>,
41                  PatLeaf<(f32 fpimm), [{
42       return ARM_AM::getFP32Imm(N->getValueAPF()) != -1;
43     }], SDNodeXForm<fpimm, [{
44       APFloat InVal = N->getValueAPF();
45       uint32_t enc = ARM_AM::getFP32Imm(InVal);
46       return CurDAG->getTargetConstant(enc, MVT::i32);
47     }]>> {
48   let PrintMethod = "printFPImmOperand";
49   let ParserMatchClass = FPImmOperand;
50 }
51
52 def vfp_f64imm : Operand<f64>,
53                  PatLeaf<(f64 fpimm), [{
54       return ARM_AM::getFP64Imm(N->getValueAPF()) != -1;
55     }], SDNodeXForm<fpimm, [{
56       APFloat InVal = N->getValueAPF();
57       uint32_t enc = ARM_AM::getFP64Imm(InVal);
58       return CurDAG->getTargetConstant(enc, MVT::i32);
59     }]>> {
60   let PrintMethod = "printFPImmOperand";
61   let ParserMatchClass = FPImmOperand;
62 }
63
64 def alignedload32 : PatFrag<(ops node:$ptr), (load node:$ptr), [{
65   return cast<LoadSDNode>(N)->getAlignment() >= 4;
66 }]>;
67
68 def alignedstore32 : PatFrag<(ops node:$val, node:$ptr),
69                              (store node:$val, node:$ptr), [{
70   return cast<StoreSDNode>(N)->getAlignment() >= 4;
71 }]>;
72
73 // The VCVT to/from fixed-point instructions encode the 'fbits' operand
74 // (the number of fixed bits) differently than it appears in the assembly
75 // source. It's encoded as "Size - fbits" where Size is the size of the
76 // fixed-point representation (32 or 16) and fbits is the value appearing
77 // in the assembly source, an integer in [0,16] or (0,32], depending on size.
78 def fbits32_asm_operand : AsmOperandClass { let Name = "FBits32"; }
79 def fbits32 : Operand<i32> {
80   let PrintMethod = "printFBits32";
81   let ParserMatchClass = fbits32_asm_operand;
82 }
83
84 def fbits16_asm_operand : AsmOperandClass { let Name = "FBits16"; }
85 def fbits16 : Operand<i32> {
86   let PrintMethod = "printFBits16";
87   let ParserMatchClass = fbits16_asm_operand;
88 }
89
90 //===----------------------------------------------------------------------===//
91 //  Load / store Instructions.
92 //
93
94 let canFoldAsLoad = 1, isReMaterializable = 1 in {
95
96 def VLDRD : ADI5<0b1101, 0b01, (outs DPR:$Dd), (ins addrmode5:$addr),
97                  IIC_fpLoad64, "vldr", "\t$Dd, $addr",
98                  [(set DPR:$Dd, (f64 (alignedload32 addrmode5:$addr)))]>;
99
100 def VLDRS : ASI5<0b1101, 0b01, (outs SPR:$Sd), (ins addrmode5:$addr),
101                  IIC_fpLoad32, "vldr", "\t$Sd, $addr",
102                  [(set SPR:$Sd, (load addrmode5:$addr))]> {
103   // Some single precision VFP instructions may be executed on both NEON and VFP
104   // pipelines.
105   let D = VFPNeonDomain;
106 }
107
108 } // End of 'let canFoldAsLoad = 1, isReMaterializable = 1 in'
109
110 def VSTRD : ADI5<0b1101, 0b00, (outs), (ins DPR:$Dd, addrmode5:$addr),
111                  IIC_fpStore64, "vstr", "\t$Dd, $addr",
112                  [(alignedstore32 (f64 DPR:$Dd), addrmode5:$addr)]>;
113
114 def VSTRS : ASI5<0b1101, 0b00, (outs), (ins SPR:$Sd, addrmode5:$addr),
115                  IIC_fpStore32, "vstr", "\t$Sd, $addr",
116                  [(store SPR:$Sd, addrmode5:$addr)]> {
117   // Some single precision VFP instructions may be executed on both NEON and VFP
118   // pipelines.
119   let D = VFPNeonDomain;
120 }
121
122 //===----------------------------------------------------------------------===//
123 //  Load / store multiple Instructions.
124 //
125
126 multiclass vfp_ldst_mult<string asm, bit L_bit,
127                          InstrItinClass itin, InstrItinClass itin_upd> {
128   // Double Precision
129   def DIA :
130     AXDI4<(outs), (ins GPR:$Rn, pred:$p, dpr_reglist:$regs, variable_ops),
131           IndexModeNone, itin,
132           !strconcat(asm, "ia${p}\t$Rn, $regs"), "", []> {
133     let Inst{24-23} = 0b01;       // Increment After
134     let Inst{21}    = 0;          // No writeback
135     let Inst{20}    = L_bit;
136   }
137   def DIA_UPD :
138     AXDI4<(outs GPR:$wb), (ins GPR:$Rn, pred:$p, dpr_reglist:$regs,
139                                variable_ops),
140           IndexModeUpd, itin_upd,
141           !strconcat(asm, "ia${p}\t$Rn!, $regs"), "$Rn = $wb", []> {
142     let Inst{24-23} = 0b01;       // Increment After
143     let Inst{21}    = 1;          // Writeback
144     let Inst{20}    = L_bit;
145   }
146   def DDB_UPD :
147     AXDI4<(outs GPR:$wb), (ins GPR:$Rn, pred:$p, dpr_reglist:$regs,
148                                variable_ops),
149           IndexModeUpd, itin_upd,
150           !strconcat(asm, "db${p}\t$Rn!, $regs"), "$Rn = $wb", []> {
151     let Inst{24-23} = 0b10;       // Decrement Before
152     let Inst{21}    = 1;          // Writeback
153     let Inst{20}    = L_bit;
154   }
155
156   // Single Precision
157   def SIA :
158     AXSI4<(outs), (ins GPR:$Rn, pred:$p, spr_reglist:$regs, variable_ops),
159           IndexModeNone, itin,
160           !strconcat(asm, "ia${p}\t$Rn, $regs"), "", []> {
161     let Inst{24-23} = 0b01;       // Increment After
162     let Inst{21}    = 0;          // No writeback
163     let Inst{20}    = L_bit;
164
165     // Some single precision VFP instructions may be executed on both NEON and
166     // VFP pipelines.
167     let D = VFPNeonDomain;
168   }
169   def SIA_UPD :
170     AXSI4<(outs GPR:$wb), (ins GPR:$Rn, pred:$p, spr_reglist:$regs,
171                                variable_ops),
172           IndexModeUpd, itin_upd,
173           !strconcat(asm, "ia${p}\t$Rn!, $regs"), "$Rn = $wb", []> {
174     let Inst{24-23} = 0b01;       // Increment After
175     let Inst{21}    = 1;          // Writeback
176     let Inst{20}    = L_bit;
177
178     // Some single precision VFP instructions may be executed on both NEON and
179     // VFP pipelines.
180     let D = VFPNeonDomain;
181   }
182   def SDB_UPD :
183     AXSI4<(outs GPR:$wb), (ins GPR:$Rn, pred:$p, spr_reglist:$regs,
184                                variable_ops),
185           IndexModeUpd, itin_upd,
186           !strconcat(asm, "db${p}\t$Rn!, $regs"), "$Rn = $wb", []> {
187     let Inst{24-23} = 0b10;       // Decrement Before
188     let Inst{21}    = 1;          // Writeback
189     let Inst{20}    = L_bit;
190
191     // Some single precision VFP instructions may be executed on both NEON and
192     // VFP pipelines.
193     let D = VFPNeonDomain;
194   }
195 }
196
197 let hasSideEffects = 0 in {
198
199 let mayLoad = 1, hasExtraDefRegAllocReq = 1 in
200 defm VLDM : vfp_ldst_mult<"vldm", 1, IIC_fpLoad_m, IIC_fpLoad_mu>;
201
202 let mayStore = 1, hasExtraSrcRegAllocReq = 1 in
203 defm VSTM : vfp_ldst_mult<"vstm", 0, IIC_fpStore_m, IIC_fpStore_mu>;
204
205 } // hasSideEffects
206
207 def : MnemonicAlias<"vldm", "vldmia">;
208 def : MnemonicAlias<"vstm", "vstmia">;
209
210 // FLDM/FSTM - Load / Store multiple single / double precision registers for
211 // pre-ARMv6 cores.
212 // These instructions are deprecated!
213 def : VFP2MnemonicAlias<"fldmias", "vldmia">;
214 def : VFP2MnemonicAlias<"fldmdbs", "vldmdb">;
215 def : VFP2MnemonicAlias<"fldmeas", "vldmdb">;
216 def : VFP2MnemonicAlias<"fldmfds", "vldmia">;
217 def : VFP2MnemonicAlias<"fldmiad", "vldmia">;
218 def : VFP2MnemonicAlias<"fldmdbd", "vldmdb">;
219 def : VFP2MnemonicAlias<"fldmead", "vldmdb">;
220 def : VFP2MnemonicAlias<"fldmfdd", "vldmia">;
221
222 def : VFP2MnemonicAlias<"fstmias", "vstmia">;
223 def : VFP2MnemonicAlias<"fstmdbs", "vstmdb">;
224 def : VFP2MnemonicAlias<"fstmeas", "vstmia">;
225 def : VFP2MnemonicAlias<"fstmfds", "vstmdb">;
226 def : VFP2MnemonicAlias<"fstmiad", "vstmia">;
227 def : VFP2MnemonicAlias<"fstmdbd", "vstmdb">;
228 def : VFP2MnemonicAlias<"fstmead", "vstmia">;
229 def : VFP2MnemonicAlias<"fstmfdd", "vstmdb">;
230
231 def : InstAlias<"vpush${p} $r", (VSTMDDB_UPD SP, pred:$p, dpr_reglist:$r)>,
232                 Requires<[HasVFP2]>;
233 def : InstAlias<"vpush${p} $r", (VSTMSDB_UPD SP, pred:$p, spr_reglist:$r)>,
234                 Requires<[HasVFP2]>;
235 def : InstAlias<"vpop${p} $r",  (VLDMDIA_UPD SP, pred:$p, dpr_reglist:$r)>,
236                 Requires<[HasVFP2]>;
237 def : InstAlias<"vpop${p} $r",  (VLDMSIA_UPD SP, pred:$p, spr_reglist:$r)>,
238                 Requires<[HasVFP2]>;
239 defm : VFPDTAnyInstAlias<"vpush${p}", "$r",
240                          (VSTMSDB_UPD SP, pred:$p, spr_reglist:$r)>;
241 defm : VFPDTAnyInstAlias<"vpush${p}", "$r",
242                          (VSTMDDB_UPD SP, pred:$p, dpr_reglist:$r)>;
243 defm : VFPDTAnyInstAlias<"vpop${p}", "$r",
244                          (VLDMSIA_UPD SP, pred:$p, spr_reglist:$r)>;
245 defm : VFPDTAnyInstAlias<"vpop${p}", "$r",
246                          (VLDMDIA_UPD SP, pred:$p, dpr_reglist:$r)>;
247
248 // FLDMX, FSTMX - Load and store multiple unknown precision registers for
249 // pre-armv6 cores.
250 // These instruction are deprecated so we don't want them to get selected.
251 multiclass vfp_ldstx_mult<string asm, bit L_bit> {
252   // Unknown precision
253   def XIA :
254     AXXI4<(outs), (ins GPR:$Rn, pred:$p, dpr_reglist:$regs, variable_ops),
255           IndexModeNone, !strconcat(asm, "iax${p}\t$Rn, $regs"), "", []> {
256     let Inst{24-23} = 0b01;       // Increment After
257     let Inst{21}    = 0;          // No writeback
258     let Inst{20}    = L_bit;
259   }
260   def XIA_UPD :
261     AXXI4<(outs GPR:$wb), (ins GPR:$Rn, pred:$p, dpr_reglist:$regs, variable_ops),
262           IndexModeUpd, !strconcat(asm, "iax${p}\t$Rn!, $regs"), "$Rn = $wb", []> {
263     let Inst{24-23} = 0b01;         // Increment After
264     let Inst{21}    = 1;            // Writeback
265     let Inst{20}    = L_bit;
266   }
267   def XDB_UPD :
268     AXXI4<(outs GPR:$wb), (ins GPR:$Rn, pred:$p, dpr_reglist:$regs, variable_ops),
269           IndexModeUpd, !strconcat(asm, "dbx${p}\t$Rn!, $regs"), "$Rn = $wb", []> {
270     let Inst{24-23} = 0b10;         // Decrement Before
271     let Inst{21}    = 1;            // Writeback
272     let Inst{20}    = L_bit;
273   }
274 }
275
276 defm FLDM : vfp_ldstx_mult<"fldm", 1>;
277 defm FSTM : vfp_ldstx_mult<"fstm", 0>;
278
279 def : VFP2MnemonicAlias<"fldmeax", "fldmdbx">;
280 def : VFP2MnemonicAlias<"fldmfdx", "fldmiax">;
281
282 def : VFP2MnemonicAlias<"fstmeax", "fstmiax">;
283 def : VFP2MnemonicAlias<"fstmfdx", "fstmdbx">;
284
285 //===----------------------------------------------------------------------===//
286 // FP Binary Operations.
287 //
288
289 let TwoOperandAliasConstraint = "$Dn = $Dd" in
290 def VADDD  : ADbI<0b11100, 0b11, 0, 0,
291                   (outs DPR:$Dd), (ins DPR:$Dn, DPR:$Dm),
292                   IIC_fpALU64, "vadd", ".f64\t$Dd, $Dn, $Dm",
293                   [(set DPR:$Dd, (fadd DPR:$Dn, (f64 DPR:$Dm)))]>;
294
295 let TwoOperandAliasConstraint = "$Sn = $Sd" in
296 def VADDS  : ASbIn<0b11100, 0b11, 0, 0,
297                    (outs SPR:$Sd), (ins SPR:$Sn, SPR:$Sm),
298                    IIC_fpALU32, "vadd", ".f32\t$Sd, $Sn, $Sm",
299                    [(set SPR:$Sd, (fadd SPR:$Sn, SPR:$Sm))]> {
300   // Some single precision VFP instructions may be executed on both NEON and
301   // VFP pipelines on A8.
302   let D = VFPNeonA8Domain;
303 }
304
305 let TwoOperandAliasConstraint = "$Dn = $Dd" in
306 def VSUBD  : ADbI<0b11100, 0b11, 1, 0,
307                   (outs DPR:$Dd), (ins DPR:$Dn, DPR:$Dm),
308                   IIC_fpALU64, "vsub", ".f64\t$Dd, $Dn, $Dm",
309                   [(set DPR:$Dd, (fsub DPR:$Dn, (f64 DPR:$Dm)))]>;
310
311 let TwoOperandAliasConstraint = "$Sn = $Sd" in
312 def VSUBS  : ASbIn<0b11100, 0b11, 1, 0,
313                    (outs SPR:$Sd), (ins SPR:$Sn, SPR:$Sm),
314                    IIC_fpALU32, "vsub", ".f32\t$Sd, $Sn, $Sm",
315                    [(set SPR:$Sd, (fsub SPR:$Sn, SPR:$Sm))]> {
316   // Some single precision VFP instructions may be executed on both NEON and
317   // VFP pipelines on A8.
318   let D = VFPNeonA8Domain;
319 }
320
321 let TwoOperandAliasConstraint = "$Dn = $Dd" in
322 def VDIVD  : ADbI<0b11101, 0b00, 0, 0,
323                   (outs DPR:$Dd), (ins DPR:$Dn, DPR:$Dm),
324                   IIC_fpDIV64, "vdiv", ".f64\t$Dd, $Dn, $Dm",
325                   [(set DPR:$Dd, (fdiv DPR:$Dn, (f64 DPR:$Dm)))]>;
326
327 let TwoOperandAliasConstraint = "$Sn = $Sd" in
328 def VDIVS  : ASbI<0b11101, 0b00, 0, 0,
329                   (outs SPR:$Sd), (ins SPR:$Sn, SPR:$Sm),
330                   IIC_fpDIV32, "vdiv", ".f32\t$Sd, $Sn, $Sm",
331                   [(set SPR:$Sd, (fdiv SPR:$Sn, SPR:$Sm))]>;
332
333 let TwoOperandAliasConstraint = "$Dn = $Dd" in
334 def VMULD  : ADbI<0b11100, 0b10, 0, 0,
335                   (outs DPR:$Dd), (ins DPR:$Dn, DPR:$Dm),
336                   IIC_fpMUL64, "vmul", ".f64\t$Dd, $Dn, $Dm",
337                   [(set DPR:$Dd, (fmul DPR:$Dn, (f64 DPR:$Dm)))]>;
338
339 let TwoOperandAliasConstraint = "$Sn = $Sd" in
340 def VMULS  : ASbIn<0b11100, 0b10, 0, 0,
341                    (outs SPR:$Sd), (ins SPR:$Sn, SPR:$Sm),
342                    IIC_fpMUL32, "vmul", ".f32\t$Sd, $Sn, $Sm",
343                    [(set SPR:$Sd, (fmul SPR:$Sn, SPR:$Sm))]> {
344   // Some single precision VFP instructions may be executed on both NEON and
345   // VFP pipelines on A8.
346   let D = VFPNeonA8Domain;
347 }
348
349 def VNMULD : ADbI<0b11100, 0b10, 1, 0,
350                   (outs DPR:$Dd), (ins DPR:$Dn, DPR:$Dm),
351                   IIC_fpMUL64, "vnmul", ".f64\t$Dd, $Dn, $Dm",
352                   [(set DPR:$Dd, (fneg (fmul DPR:$Dn, (f64 DPR:$Dm))))]>;
353
354 def VNMULS : ASbI<0b11100, 0b10, 1, 0,
355                   (outs SPR:$Sd), (ins SPR:$Sn, SPR:$Sm),
356                   IIC_fpMUL32, "vnmul", ".f32\t$Sd, $Sn, $Sm",
357                   [(set SPR:$Sd, (fneg (fmul SPR:$Sn, SPR:$Sm)))]> {
358   // Some single precision VFP instructions may be executed on both NEON and
359   // VFP pipelines on A8.
360   let D = VFPNeonA8Domain;
361 }
362
363 multiclass vsel_inst<string op, bits<2> opc, int CC> {
364   let DecoderNamespace = "VFPV8", PostEncoderMethod = "",
365       Uses = [CPSR], AddedComplexity = 4 in {
366     def S : ASbInp<0b11100, opc, 0,
367                    (outs SPR:$Sd), (ins SPR:$Sn, SPR:$Sm),
368                    NoItinerary, !strconcat("vsel", op, ".f32\t$Sd, $Sn, $Sm"),
369                    [(set SPR:$Sd, (ARMcmov SPR:$Sm, SPR:$Sn, CC))]>,
370                    Requires<[HasFPARMv8]>;
371
372     def D : ADbInp<0b11100, opc, 0,
373                    (outs DPR:$Dd), (ins DPR:$Dn, DPR:$Dm),
374                    NoItinerary, !strconcat("vsel", op, ".f64\t$Dd, $Dn, $Dm"),
375                    [(set DPR:$Dd, (ARMcmov (f64 DPR:$Dm), (f64 DPR:$Dn), CC))]>,
376                    Requires<[HasFPARMv8, HasDPVFP]>;
377   }
378 }
379
380 // The CC constants here match ARMCC::CondCodes.
381 defm VSELGT : vsel_inst<"gt", 0b11, 12>;
382 defm VSELGE : vsel_inst<"ge", 0b10, 10>;
383 defm VSELEQ : vsel_inst<"eq", 0b00, 0>;
384 defm VSELVS : vsel_inst<"vs", 0b01, 6>;
385
386 multiclass vmaxmin_inst<string op, bit opc, SDNode SD> {
387   let DecoderNamespace = "VFPV8", PostEncoderMethod = "" in {
388     def S : ASbInp<0b11101, 0b00, opc,
389                    (outs SPR:$Sd), (ins SPR:$Sn, SPR:$Sm),
390                    NoItinerary, !strconcat(op, ".f32\t$Sd, $Sn, $Sm"),
391                    [(set SPR:$Sd, (SD SPR:$Sn, SPR:$Sm))]>,
392                    Requires<[HasFPARMv8]>;
393
394     def D : ADbInp<0b11101, 0b00, opc,
395                    (outs DPR:$Dd), (ins DPR:$Dn, DPR:$Dm),
396                    NoItinerary, !strconcat(op, ".f64\t$Dd, $Dn, $Dm"),
397                    [(set DPR:$Dd, (f64 (SD (f64 DPR:$Dn), (f64 DPR:$Dm))))]>,
398                    Requires<[HasFPARMv8, HasDPVFP]>;
399   }
400 }
401
402 defm VMAXNM : vmaxmin_inst<"vmaxnm", 0, ARMvmaxnm>;
403 defm VMINNM : vmaxmin_inst<"vminnm", 1, ARMvminnm>;
404
405 // Match reassociated forms only if not sign dependent rounding.
406 def : Pat<(fmul (fneg DPR:$a), (f64 DPR:$b)),
407           (VNMULD DPR:$a, DPR:$b)>,
408           Requires<[NoHonorSignDependentRounding,HasDPVFP]>;
409 def : Pat<(fmul (fneg SPR:$a), SPR:$b),
410           (VNMULS SPR:$a, SPR:$b)>, Requires<[NoHonorSignDependentRounding]>;
411
412 // These are encoded as unary instructions.
413 let Defs = [FPSCR_NZCV] in {
414 def VCMPED : ADuI<0b11101, 0b11, 0b0100, 0b11, 0,
415                   (outs), (ins DPR:$Dd, DPR:$Dm),
416                   IIC_fpCMP64, "vcmpe", ".f64\t$Dd, $Dm",
417                   [(arm_cmpfp DPR:$Dd, (f64 DPR:$Dm))]>;
418
419 def VCMPES : ASuI<0b11101, 0b11, 0b0100, 0b11, 0,
420                   (outs), (ins SPR:$Sd, SPR:$Sm),
421                   IIC_fpCMP32, "vcmpe", ".f32\t$Sd, $Sm",
422                   [(arm_cmpfp SPR:$Sd, SPR:$Sm)]> {
423   // Some single precision VFP instructions may be executed on both NEON and
424   // VFP pipelines on A8.
425   let D = VFPNeonA8Domain;
426 }
427
428 // FIXME: Verify encoding after integrated assembler is working.
429 def VCMPD  : ADuI<0b11101, 0b11, 0b0100, 0b01, 0,
430                   (outs), (ins DPR:$Dd, DPR:$Dm),
431                   IIC_fpCMP64, "vcmp", ".f64\t$Dd, $Dm",
432                   [/* For disassembly only; pattern left blank */]>;
433
434 def VCMPS  : ASuI<0b11101, 0b11, 0b0100, 0b01, 0,
435                   (outs), (ins SPR:$Sd, SPR:$Sm),
436                   IIC_fpCMP32, "vcmp", ".f32\t$Sd, $Sm",
437                   [/* For disassembly only; pattern left blank */]> {
438   // Some single precision VFP instructions may be executed on both NEON and
439   // VFP pipelines on A8.
440   let D = VFPNeonA8Domain;
441 }
442 } // Defs = [FPSCR_NZCV]
443
444 //===----------------------------------------------------------------------===//
445 // FP Unary Operations.
446 //
447
448 def VABSD  : ADuI<0b11101, 0b11, 0b0000, 0b11, 0,
449                   (outs DPR:$Dd), (ins DPR:$Dm),
450                   IIC_fpUNA64, "vabs", ".f64\t$Dd, $Dm",
451                   [(set DPR:$Dd, (fabs (f64 DPR:$Dm)))]>;
452
453 def VABSS  : ASuIn<0b11101, 0b11, 0b0000, 0b11, 0,
454                    (outs SPR:$Sd), (ins SPR:$Sm),
455                    IIC_fpUNA32, "vabs", ".f32\t$Sd, $Sm",
456                    [(set SPR:$Sd, (fabs SPR:$Sm))]> {
457   // Some single precision VFP instructions may be executed on both NEON and
458   // VFP pipelines on A8.
459   let D = VFPNeonA8Domain;
460 }
461
462 let Defs = [FPSCR_NZCV] in {
463 def VCMPEZD : ADuI<0b11101, 0b11, 0b0101, 0b11, 0,
464                    (outs), (ins DPR:$Dd),
465                    IIC_fpCMP64, "vcmpe", ".f64\t$Dd, #0",
466                    [(arm_cmpfp0 (f64 DPR:$Dd))]> {
467   let Inst{3-0} = 0b0000;
468   let Inst{5}   = 0;
469 }
470
471 def VCMPEZS : ASuI<0b11101, 0b11, 0b0101, 0b11, 0,
472                    (outs), (ins SPR:$Sd),
473                    IIC_fpCMP32, "vcmpe", ".f32\t$Sd, #0",
474                    [(arm_cmpfp0 SPR:$Sd)]> {
475   let Inst{3-0} = 0b0000;
476   let Inst{5}   = 0;
477
478   // Some single precision VFP instructions may be executed on both NEON and
479   // VFP pipelines on A8.
480   let D = VFPNeonA8Domain;
481 }
482
483 // FIXME: Verify encoding after integrated assembler is working.
484 def VCMPZD  : ADuI<0b11101, 0b11, 0b0101, 0b01, 0,
485                    (outs), (ins DPR:$Dd),
486                    IIC_fpCMP64, "vcmp", ".f64\t$Dd, #0",
487                    [/* For disassembly only; pattern left blank */]> {
488   let Inst{3-0} = 0b0000;
489   let Inst{5}   = 0;
490 }
491
492 def VCMPZS  : ASuI<0b11101, 0b11, 0b0101, 0b01, 0,
493                    (outs), (ins SPR:$Sd),
494                    IIC_fpCMP32, "vcmp", ".f32\t$Sd, #0",
495                    [/* For disassembly only; pattern left blank */]> {
496   let Inst{3-0} = 0b0000;
497   let Inst{5}   = 0;
498
499   // Some single precision VFP instructions may be executed on both NEON and
500   // VFP pipelines on A8.
501   let D = VFPNeonA8Domain;
502 }
503 } // Defs = [FPSCR_NZCV]
504
505 def VCVTDS  : ASuI<0b11101, 0b11, 0b0111, 0b11, 0,
506                    (outs DPR:$Dd), (ins SPR:$Sm),
507                    IIC_fpCVTDS, "vcvt", ".f64.f32\t$Dd, $Sm",
508                    [(set DPR:$Dd, (fextend SPR:$Sm))]> {
509   // Instruction operands.
510   bits<5> Dd;
511   bits<5> Sm;
512
513   // Encode instruction operands.
514   let Inst{3-0}   = Sm{4-1};
515   let Inst{5}     = Sm{0};
516   let Inst{15-12} = Dd{3-0};
517   let Inst{22}    = Dd{4};
518
519   let Predicates = [HasVFP2, HasDPVFP];
520 }
521
522 // Special case encoding: bits 11-8 is 0b1011.
523 def VCVTSD  : VFPAI<(outs SPR:$Sd), (ins DPR:$Dm), VFPUnaryFrm,
524                     IIC_fpCVTSD, "vcvt", ".f32.f64\t$Sd, $Dm",
525                     [(set SPR:$Sd, (fround DPR:$Dm))]> {
526   // Instruction operands.
527   bits<5> Sd;
528   bits<5> Dm;
529
530   // Encode instruction operands.
531   let Inst{3-0}   = Dm{3-0};
532   let Inst{5}     = Dm{4};
533   let Inst{15-12} = Sd{4-1};
534   let Inst{22}    = Sd{0};
535
536   let Inst{27-23} = 0b11101;
537   let Inst{21-16} = 0b110111;
538   let Inst{11-8}  = 0b1011;
539   let Inst{7-6}   = 0b11;
540   let Inst{4}     = 0;
541
542   let Predicates = [HasVFP2, HasDPVFP];
543 }
544
545 // Between half, single and double-precision.  For disassembly only.
546
547 // FIXME: Verify encoding after integrated assembler is working.
548 def VCVTBHS: ASuI<0b11101, 0b11, 0b0010, 0b01, 0, (outs SPR:$Sd), (ins SPR:$Sm),
549                  /* FIXME */ IIC_fpCVTSH, "vcvtb", ".f32.f16\t$Sd, $Sm",
550                  [/* For disassembly only; pattern left blank */]>;
551
552 def VCVTBSH: ASuI<0b11101, 0b11, 0b0011, 0b01, 0, (outs SPR:$Sd), (ins SPR:$Sm),
553                  /* FIXME */ IIC_fpCVTHS, "vcvtb", ".f16.f32\t$Sd, $Sm",
554                  [/* For disassembly only; pattern left blank */]>;
555
556 def VCVTTHS: ASuI<0b11101, 0b11, 0b0010, 0b11, 0, (outs SPR:$Sd), (ins SPR:$Sm),
557                  /* FIXME */ IIC_fpCVTSH, "vcvtt", ".f32.f16\t$Sd, $Sm",
558                  [/* For disassembly only; pattern left blank */]>;
559
560 def VCVTTSH: ASuI<0b11101, 0b11, 0b0011, 0b11, 0, (outs SPR:$Sd), (ins SPR:$Sm),
561                  /* FIXME */ IIC_fpCVTHS, "vcvtt", ".f16.f32\t$Sd, $Sm",
562                  [/* For disassembly only; pattern left blank */]>;
563
564 def VCVTBHD : ADuI<0b11101, 0b11, 0b0010, 0b01, 0,
565                    (outs DPR:$Dd), (ins SPR:$Sm),
566                    NoItinerary, "vcvtb", ".f64.f16\t$Dd, $Sm",
567                    []>, Requires<[HasFPARMv8, HasDPVFP]> {
568   // Instruction operands.
569   bits<5> Sm;
570
571   // Encode instruction operands.
572   let Inst{3-0} = Sm{4-1};
573   let Inst{5}   = Sm{0};
574 }
575
576 def VCVTBDH : ADuI<0b11101, 0b11, 0b0011, 0b01, 0,
577                    (outs SPR:$Sd), (ins DPR:$Dm),
578                    NoItinerary, "vcvtb", ".f16.f64\t$Sd, $Dm",
579                    []>, Requires<[HasFPARMv8, HasDPVFP]> {
580   // Instruction operands.
581   bits<5> Sd;
582   bits<5> Dm;
583
584   // Encode instruction operands.
585   let Inst{3-0}     = Dm{3-0};
586   let Inst{5}       = Dm{4};
587   let Inst{15-12}   = Sd{4-1};
588   let Inst{22}      = Sd{0};
589 }
590
591 def VCVTTHD : ADuI<0b11101, 0b11, 0b0010, 0b11, 0,
592                    (outs DPR:$Dd), (ins SPR:$Sm),
593                    NoItinerary, "vcvtt", ".f64.f16\t$Dd, $Sm",
594                    []>, Requires<[HasFPARMv8, HasDPVFP]> {
595   // Instruction operands.
596   bits<5> Sm;
597
598   // Encode instruction operands.
599   let Inst{3-0} = Sm{4-1};
600   let Inst{5}   = Sm{0};
601 }
602
603 def VCVTTDH : ADuI<0b11101, 0b11, 0b0011, 0b11, 0,
604                    (outs SPR:$Sd), (ins DPR:$Dm),
605                    NoItinerary, "vcvtt", ".f16.f64\t$Sd, $Dm",
606                    []>, Requires<[HasFPARMv8, HasDPVFP]> {
607   // Instruction operands.
608   bits<5> Sd;
609   bits<5> Dm;
610
611   // Encode instruction operands.
612   let Inst{15-12} = Sd{4-1};
613   let Inst{22}    = Sd{0};
614   let Inst{3-0}   = Dm{3-0};
615   let Inst{5}     = Dm{4};
616 }
617
618 def : Pat<(fp_to_f16 SPR:$a),
619           (i32 (COPY_TO_REGCLASS (VCVTBSH SPR:$a), GPR))>;
620
621 def : Pat<(fp_to_f16 (f64 DPR:$a)),
622           (i32 (COPY_TO_REGCLASS (VCVTBDH DPR:$a), GPR))>;
623
624 def : Pat<(f16_to_fp GPR:$a),
625           (VCVTBHS (COPY_TO_REGCLASS GPR:$a, SPR))>;
626
627 def : Pat<(f64 (f16_to_fp GPR:$a)),
628           (VCVTBHD (COPY_TO_REGCLASS GPR:$a, SPR))>;
629
630 def : Pat<(f64 (fextend (f16_to_fp GPR:$a))),
631           (VCVTBHD (COPY_TO_REGCLASS GPR:$a, SPR))>,
632           Requires<[HasFPARMv8, HasDPVFP]>;
633
634 def : Pat<(fp_to_f16 (fround (f64 DPR:$a))),
635           (i32 (COPY_TO_REGCLASS (VCVTBDH DPR:$a), GPR))>,
636           Requires<[HasFPARMv8, HasDPVFP]>;
637
638 multiclass vcvt_inst<string opc, bits<2> rm,
639                      SDPatternOperator node = null_frag> {
640   let PostEncoderMethod = "", DecoderNamespace = "VFPV8" in {
641     def SS : ASuInp<0b11101, 0b11, 0b1100, 0b11, 0,
642                     (outs SPR:$Sd), (ins SPR:$Sm),
643                     NoItinerary, !strconcat("vcvt", opc, ".s32.f32\t$Sd, $Sm"),
644                     [(set SPR:$Sd, (arm_ftosi (node SPR:$Sm)))]>,
645                     Requires<[HasFPARMv8]> {
646       let Inst{17-16} = rm;
647     }
648
649     def US : ASuInp<0b11101, 0b11, 0b1100, 0b01, 0,
650                     (outs SPR:$Sd), (ins SPR:$Sm),
651                     NoItinerary, !strconcat("vcvt", opc, ".u32.f32\t$Sd, $Sm"),
652                     [(set SPR:$Sd, (arm_ftoui (node SPR:$Sm)))]>,
653                     Requires<[HasFPARMv8]> {
654       let Inst{17-16} = rm;
655     }
656
657     def SD : ASuInp<0b11101, 0b11, 0b1100, 0b11, 0,
658                     (outs SPR:$Sd), (ins DPR:$Dm),
659                     NoItinerary, !strconcat("vcvt", opc, ".s32.f64\t$Sd, $Dm"),
660                     [(set SPR:$Sd, (arm_ftosi (f64 (node (f64 DPR:$Dm)))))]>,
661                     Requires<[HasFPARMv8, HasDPVFP]> {
662       bits<5> Dm;
663
664       let Inst{17-16} = rm;
665
666       // Encode instruction operands
667       let Inst{3-0} = Dm{3-0};
668       let Inst{5}   = Dm{4};
669       let Inst{8} = 1;
670     }
671
672     def UD : ASuInp<0b11101, 0b11, 0b1100, 0b01, 0,
673                     (outs SPR:$Sd), (ins DPR:$Dm),
674                     NoItinerary, !strconcat("vcvt", opc, ".u32.f64\t$Sd, $Dm"),
675                     [(set SPR:$Sd, (arm_ftoui (f64 (node (f64 DPR:$Dm)))))]>,
676                     Requires<[HasFPARMv8, HasDPVFP]> {
677       bits<5> Dm;
678
679       let Inst{17-16} = rm;
680
681       // Encode instruction operands
682       let Inst{3-0}  = Dm{3-0};
683       let Inst{5}    = Dm{4};
684       let Inst{8} = 1;
685     }
686   }
687 }
688
689 defm VCVTA : vcvt_inst<"a", 0b00, frnd>;
690 defm VCVTN : vcvt_inst<"n", 0b01>;
691 defm VCVTP : vcvt_inst<"p", 0b10, fceil>;
692 defm VCVTM : vcvt_inst<"m", 0b11, ffloor>;
693
694 def VNEGD  : ADuI<0b11101, 0b11, 0b0001, 0b01, 0,
695                   (outs DPR:$Dd), (ins DPR:$Dm),
696                   IIC_fpUNA64, "vneg", ".f64\t$Dd, $Dm",
697                   [(set DPR:$Dd, (fneg (f64 DPR:$Dm)))]>;
698
699 def VNEGS  : ASuIn<0b11101, 0b11, 0b0001, 0b01, 0,
700                    (outs SPR:$Sd), (ins SPR:$Sm),
701                    IIC_fpUNA32, "vneg", ".f32\t$Sd, $Sm",
702                    [(set SPR:$Sd, (fneg SPR:$Sm))]> {
703   // Some single precision VFP instructions may be executed on both NEON and
704   // VFP pipelines on A8.
705   let D = VFPNeonA8Domain;
706 }
707
708 multiclass vrint_inst_zrx<string opc, bit op, bit op2, SDPatternOperator node> {
709   def S : ASuI<0b11101, 0b11, 0b0110, 0b11, 0,
710                (outs SPR:$Sd), (ins SPR:$Sm),
711                NoItinerary, !strconcat("vrint", opc), ".f32\t$Sd, $Sm",
712                [(set (f32 SPR:$Sd), (node (f32 SPR:$Sm)))]>,
713                Requires<[HasFPARMv8]> {
714     let Inst{7} = op2;
715     let Inst{16} = op;
716   }
717   def D : ADuI<0b11101, 0b11, 0b0110, 0b11, 0,
718                 (outs DPR:$Dd), (ins DPR:$Dm),
719                 NoItinerary, !strconcat("vrint", opc), ".f64\t$Dd, $Dm",
720                 [(set (f64 DPR:$Dd), (node (f64 DPR:$Dm)))]>,
721                 Requires<[HasFPARMv8, HasDPVFP]> {
722     let Inst{7} = op2;
723     let Inst{16} = op;
724   }
725
726   def : InstAlias<!strconcat("vrint", opc, "$p.f32.f32\t$Sd, $Sm"),
727                   (!cast<Instruction>(NAME#"S") SPR:$Sd, SPR:$Sm, pred:$p)>,
728         Requires<[HasFPARMv8]>;
729   def : InstAlias<!strconcat("vrint", opc, "$p.f64.f64\t$Dd, $Dm"),
730                   (!cast<Instruction>(NAME#"D") DPR:$Dd, DPR:$Dm, pred:$p)>,
731         Requires<[HasFPARMv8,HasDPVFP]>;
732 }
733
734 defm VRINTZ : vrint_inst_zrx<"z", 0, 1, ftrunc>;
735 defm VRINTR : vrint_inst_zrx<"r", 0, 0, fnearbyint>;
736 defm VRINTX : vrint_inst_zrx<"x", 1, 0, frint>;
737
738 multiclass vrint_inst_anpm<string opc, bits<2> rm,
739                            SDPatternOperator node = null_frag> {
740   let PostEncoderMethod = "", DecoderNamespace = "VFPV8" in {
741     def S : ASuInp<0b11101, 0b11, 0b1000, 0b01, 0,
742                    (outs SPR:$Sd), (ins SPR:$Sm),
743                    NoItinerary, !strconcat("vrint", opc, ".f32\t$Sd, $Sm"),
744                    [(set (f32 SPR:$Sd), (node (f32 SPR:$Sm)))]>,
745                    Requires<[HasFPARMv8]> {
746       let Inst{17-16} = rm;
747     }
748     def D : ADuInp<0b11101, 0b11, 0b1000, 0b01, 0,
749                    (outs DPR:$Dd), (ins DPR:$Dm),
750                    NoItinerary, !strconcat("vrint", opc, ".f64\t$Dd, $Dm"),
751                    [(set (f64 DPR:$Dd), (node (f64 DPR:$Dm)))]>,
752                    Requires<[HasFPARMv8, HasDPVFP]> {
753       let Inst{17-16} = rm;
754     }
755   }
756
757   def : InstAlias<!strconcat("vrint", opc, ".f32.f32\t$Sd, $Sm"),
758                   (!cast<Instruction>(NAME#"S") SPR:$Sd, SPR:$Sm)>,
759         Requires<[HasFPARMv8]>;
760   def : InstAlias<!strconcat("vrint", opc, ".f64.f64\t$Dd, $Dm"),
761                   (!cast<Instruction>(NAME#"D") DPR:$Dd, DPR:$Dm)>,
762         Requires<[HasFPARMv8,HasDPVFP]>;
763 }
764
765 defm VRINTA : vrint_inst_anpm<"a", 0b00, frnd>;
766 defm VRINTN : vrint_inst_anpm<"n", 0b01>;
767 defm VRINTP : vrint_inst_anpm<"p", 0b10, fceil>;
768 defm VRINTM : vrint_inst_anpm<"m", 0b11, ffloor>;
769
770 def VSQRTD : ADuI<0b11101, 0b11, 0b0001, 0b11, 0,
771                   (outs DPR:$Dd), (ins DPR:$Dm),
772                   IIC_fpSQRT64, "vsqrt", ".f64\t$Dd, $Dm",
773                   [(set DPR:$Dd, (fsqrt (f64 DPR:$Dm)))]>;
774
775 def VSQRTS : ASuI<0b11101, 0b11, 0b0001, 0b11, 0,
776                   (outs SPR:$Sd), (ins SPR:$Sm),
777                   IIC_fpSQRT32, "vsqrt", ".f32\t$Sd, $Sm",
778                   [(set SPR:$Sd, (fsqrt SPR:$Sm))]>;
779
780 let hasSideEffects = 0 in {
781 def VMOVD  : ADuI<0b11101, 0b11, 0b0000, 0b01, 0,
782                   (outs DPR:$Dd), (ins DPR:$Dm),
783                   IIC_fpUNA64, "vmov", ".f64\t$Dd, $Dm", []>;
784
785 def VMOVS  : ASuI<0b11101, 0b11, 0b0000, 0b01, 0,
786                   (outs SPR:$Sd), (ins SPR:$Sm),
787                   IIC_fpUNA32, "vmov", ".f32\t$Sd, $Sm", []>;
788 } // hasSideEffects
789
790 //===----------------------------------------------------------------------===//
791 // FP <-> GPR Copies.  Int <-> FP Conversions.
792 //
793
794 def VMOVRS : AVConv2I<0b11100001, 0b1010,
795                       (outs GPR:$Rt), (ins SPR:$Sn),
796                       IIC_fpMOVSI, "vmov", "\t$Rt, $Sn",
797                       [(set GPR:$Rt, (bitconvert SPR:$Sn))]> {
798   // Instruction operands.
799   bits<4> Rt;
800   bits<5> Sn;
801
802   // Encode instruction operands.
803   let Inst{19-16} = Sn{4-1};
804   let Inst{7}     = Sn{0};
805   let Inst{15-12} = Rt;
806
807   let Inst{6-5}   = 0b00;
808   let Inst{3-0}   = 0b0000;
809
810   // Some single precision VFP instructions may be executed on both NEON and VFP
811   // pipelines.
812   let D = VFPNeonDomain;
813 }
814
815 // Bitcast i32 -> f32.  NEON prefers to use VMOVDRR.
816 def VMOVSR : AVConv4I<0b11100000, 0b1010,
817                       (outs SPR:$Sn), (ins GPR:$Rt),
818                       IIC_fpMOVIS, "vmov", "\t$Sn, $Rt",
819                       [(set SPR:$Sn, (bitconvert GPR:$Rt))]>,
820              Requires<[HasVFP2, UseVMOVSR]> {
821   // Instruction operands.
822   bits<5> Sn;
823   bits<4> Rt;
824
825   // Encode instruction operands.
826   let Inst{19-16} = Sn{4-1};
827   let Inst{7}     = Sn{0};
828   let Inst{15-12} = Rt;
829
830   let Inst{6-5}   = 0b00;
831   let Inst{3-0}   = 0b0000;
832
833   // Some single precision VFP instructions may be executed on both NEON and VFP
834   // pipelines.
835   let D = VFPNeonDomain;
836 }
837
838 let hasSideEffects = 0 in {
839 def VMOVRRD  : AVConv3I<0b11000101, 0b1011,
840                         (outs GPR:$Rt, GPR:$Rt2), (ins DPR:$Dm),
841                         IIC_fpMOVDI, "vmov", "\t$Rt, $Rt2, $Dm",
842                  [/* FIXME: Can't write pattern for multiple result instr*/]> {
843   // Instruction operands.
844   bits<5> Dm;
845   bits<4> Rt;
846   bits<4> Rt2;
847
848   // Encode instruction operands.
849   let Inst{3-0}   = Dm{3-0};
850   let Inst{5}     = Dm{4};
851   let Inst{15-12} = Rt;
852   let Inst{19-16} = Rt2;
853
854   let Inst{7-6} = 0b00;
855
856   // Some single precision VFP instructions may be executed on both NEON and VFP
857   // pipelines.
858   let D = VFPNeonDomain;
859
860   // This instruction is equivalent to
861   // $Rt = EXTRACT_SUBREG $Dm, ssub_0
862   // $Rt2 = EXTRACT_SUBREG $Dm, ssub_1
863   let isExtractSubreg = 1;
864 }
865
866 def VMOVRRS  : AVConv3I<0b11000101, 0b1010,
867                       (outs GPR:$Rt, GPR:$Rt2), (ins SPR:$src1, SPR:$src2),
868                  IIC_fpMOVDI, "vmov", "\t$Rt, $Rt2, $src1, $src2",
869                  [/* For disassembly only; pattern left blank */]> {
870   bits<5> src1;
871   bits<4> Rt;
872   bits<4> Rt2;
873
874   // Encode instruction operands.
875   let Inst{3-0}   = src1{4-1};
876   let Inst{5}     = src1{0};
877   let Inst{15-12} = Rt;
878   let Inst{19-16} = Rt2;
879
880   let Inst{7-6} = 0b00;
881
882   // Some single precision VFP instructions may be executed on both NEON and VFP
883   // pipelines.
884   let D = VFPNeonDomain;
885   let DecoderMethod = "DecodeVMOVRRS";
886 }
887 } // hasSideEffects
888
889 // FMDHR: GPR -> SPR
890 // FMDLR: GPR -> SPR
891
892 def VMOVDRR : AVConv5I<0b11000100, 0b1011,
893                       (outs DPR:$Dm), (ins GPR:$Rt, GPR:$Rt2),
894                       IIC_fpMOVID, "vmov", "\t$Dm, $Rt, $Rt2",
895                       [(set DPR:$Dm, (arm_fmdrr GPR:$Rt, GPR:$Rt2))]> {
896   // Instruction operands.
897   bits<5> Dm;
898   bits<4> Rt;
899   bits<4> Rt2;
900
901   // Encode instruction operands.
902   let Inst{3-0}   = Dm{3-0};
903   let Inst{5}     = Dm{4};
904   let Inst{15-12} = Rt;
905   let Inst{19-16} = Rt2;
906
907   let Inst{7-6}   = 0b00;
908
909   // Some single precision VFP instructions may be executed on both NEON and VFP
910   // pipelines.
911   let D = VFPNeonDomain;
912
913   // This instruction is equivalent to
914   // $Dm = REG_SEQUENCE $Rt, ssub_0, $Rt2, ssub_1
915   let isRegSequence = 1;
916 }
917
918 let hasSideEffects = 0 in
919 def VMOVSRR : AVConv5I<0b11000100, 0b1010,
920                      (outs SPR:$dst1, SPR:$dst2), (ins GPR:$src1, GPR:$src2),
921                 IIC_fpMOVID, "vmov", "\t$dst1, $dst2, $src1, $src2",
922                 [/* For disassembly only; pattern left blank */]> {
923   // Instruction operands.
924   bits<5> dst1;
925   bits<4> src1;
926   bits<4> src2;
927
928   // Encode instruction operands.
929   let Inst{3-0}   = dst1{4-1};
930   let Inst{5}     = dst1{0};
931   let Inst{15-12} = src1;
932   let Inst{19-16} = src2;
933
934   let Inst{7-6} = 0b00;
935
936   // Some single precision VFP instructions may be executed on both NEON and VFP
937   // pipelines.
938   let D = VFPNeonDomain;
939
940   let DecoderMethod = "DecodeVMOVSRR";
941 }
942
943 // FMRDH: SPR -> GPR
944 // FMRDL: SPR -> GPR
945 // FMRRS: SPR -> GPR
946 // FMRX:  SPR system reg -> GPR
947 // FMSRR: GPR -> SPR
948 // FMXR:  GPR -> VFP system reg
949
950
951 // Int -> FP:
952
953 class AVConv1IDs_Encode<bits<5> opcod1, bits<2> opcod2, bits<4> opcod3,
954                         bits<4> opcod4, dag oops, dag iops,
955                         InstrItinClass itin, string opc, string asm,
956                         list<dag> pattern>
957   : AVConv1I<opcod1, opcod2, opcod3, opcod4, oops, iops, itin, opc, asm,
958              pattern> {
959   // Instruction operands.
960   bits<5> Dd;
961   bits<5> Sm;
962
963   // Encode instruction operands.
964   let Inst{3-0}   = Sm{4-1};
965   let Inst{5}     = Sm{0};
966   let Inst{15-12} = Dd{3-0};
967   let Inst{22}    = Dd{4};
968
969   let Predicates = [HasVFP2, HasDPVFP];
970 }
971
972 class AVConv1InSs_Encode<bits<5> opcod1, bits<2> opcod2, bits<4> opcod3,
973                          bits<4> opcod4, dag oops, dag iops,InstrItinClass itin,
974                          string opc, string asm, list<dag> pattern>
975   : AVConv1In<opcod1, opcod2, opcod3, opcod4, oops, iops, itin, opc, asm,
976               pattern> {
977   // Instruction operands.
978   bits<5> Sd;
979   bits<5> Sm;
980
981   // Encode instruction operands.
982   let Inst{3-0}   = Sm{4-1};
983   let Inst{5}     = Sm{0};
984   let Inst{15-12} = Sd{4-1};
985   let Inst{22}    = Sd{0};
986 }
987
988 def VSITOD : AVConv1IDs_Encode<0b11101, 0b11, 0b1000, 0b1011,
989                                (outs DPR:$Dd), (ins SPR:$Sm),
990                                IIC_fpCVTID, "vcvt", ".f64.s32\t$Dd, $Sm",
991                                [(set DPR:$Dd, (f64 (arm_sitof SPR:$Sm)))]> {
992   let Inst{7} = 1; // s32
993 }
994
995 def VSITOS : AVConv1InSs_Encode<0b11101, 0b11, 0b1000, 0b1010,
996                                 (outs SPR:$Sd),(ins SPR:$Sm),
997                                 IIC_fpCVTIS, "vcvt", ".f32.s32\t$Sd, $Sm",
998                                 [(set SPR:$Sd, (arm_sitof SPR:$Sm))]> {
999   let Inst{7} = 1; // s32
1000
1001   // Some single precision VFP instructions may be executed on both NEON and
1002   // VFP pipelines on A8.
1003   let D = VFPNeonA8Domain;
1004 }
1005
1006 def VUITOD : AVConv1IDs_Encode<0b11101, 0b11, 0b1000, 0b1011,
1007                                (outs DPR:$Dd), (ins SPR:$Sm),
1008                                IIC_fpCVTID, "vcvt", ".f64.u32\t$Dd, $Sm",
1009                                [(set DPR:$Dd, (f64 (arm_uitof SPR:$Sm)))]> {
1010   let Inst{7} = 0; // u32
1011 }
1012
1013 def VUITOS : AVConv1InSs_Encode<0b11101, 0b11, 0b1000, 0b1010,
1014                                 (outs SPR:$Sd), (ins SPR:$Sm),
1015                                 IIC_fpCVTIS, "vcvt", ".f32.u32\t$Sd, $Sm",
1016                                 [(set SPR:$Sd, (arm_uitof SPR:$Sm))]> {
1017   let Inst{7} = 0; // u32
1018
1019   // Some single precision VFP instructions may be executed on both NEON and
1020   // VFP pipelines on A8.
1021   let D = VFPNeonA8Domain;
1022 }
1023
1024 // FP -> Int:
1025
1026 class AVConv1IsD_Encode<bits<5> opcod1, bits<2> opcod2, bits<4> opcod3,
1027                         bits<4> opcod4, dag oops, dag iops,
1028                         InstrItinClass itin, string opc, string asm,
1029                         list<dag> pattern>
1030   : AVConv1I<opcod1, opcod2, opcod3, opcod4, oops, iops, itin, opc, asm,
1031              pattern> {
1032   // Instruction operands.
1033   bits<5> Sd;
1034   bits<5> Dm;
1035
1036   // Encode instruction operands.
1037   let Inst{3-0}   = Dm{3-0};
1038   let Inst{5}     = Dm{4};
1039   let Inst{15-12} = Sd{4-1};
1040   let Inst{22}    = Sd{0};
1041
1042   let Predicates = [HasVFP2, HasDPVFP];
1043 }
1044
1045 class AVConv1InsS_Encode<bits<5> opcod1, bits<2> opcod2, bits<4> opcod3,
1046                          bits<4> opcod4, dag oops, dag iops,
1047                          InstrItinClass itin, string opc, string asm,
1048                          list<dag> pattern>
1049   : AVConv1In<opcod1, opcod2, opcod3, opcod4, oops, iops, itin, opc, asm,
1050               pattern> {
1051   // Instruction operands.
1052   bits<5> Sd;
1053   bits<5> Sm;
1054
1055   // Encode instruction operands.
1056   let Inst{3-0}   = Sm{4-1};
1057   let Inst{5}     = Sm{0};
1058   let Inst{15-12} = Sd{4-1};
1059   let Inst{22}    = Sd{0};
1060 }
1061
1062 // Always set Z bit in the instruction, i.e. "round towards zero" variants.
1063 def VTOSIZD : AVConv1IsD_Encode<0b11101, 0b11, 0b1101, 0b1011,
1064                                 (outs SPR:$Sd), (ins DPR:$Dm),
1065                                 IIC_fpCVTDI, "vcvt", ".s32.f64\t$Sd, $Dm",
1066                                 [(set SPR:$Sd, (arm_ftosi (f64 DPR:$Dm)))]> {
1067   let Inst{7} = 1; // Z bit
1068 }
1069
1070 def VTOSIZS : AVConv1InsS_Encode<0b11101, 0b11, 0b1101, 0b1010,
1071                                  (outs SPR:$Sd), (ins SPR:$Sm),
1072                                  IIC_fpCVTSI, "vcvt", ".s32.f32\t$Sd, $Sm",
1073                                  [(set SPR:$Sd, (arm_ftosi SPR:$Sm))]> {
1074   let Inst{7} = 1; // Z bit
1075
1076   // Some single precision VFP instructions may be executed on both NEON and
1077   // VFP pipelines on A8.
1078   let D = VFPNeonA8Domain;
1079 }
1080
1081 def VTOUIZD : AVConv1IsD_Encode<0b11101, 0b11, 0b1100, 0b1011,
1082                                (outs SPR:$Sd), (ins DPR:$Dm),
1083                                IIC_fpCVTDI, "vcvt", ".u32.f64\t$Sd, $Dm",
1084                                [(set SPR:$Sd, (arm_ftoui (f64 DPR:$Dm)))]> {
1085   let Inst{7} = 1; // Z bit
1086 }
1087
1088 def VTOUIZS : AVConv1InsS_Encode<0b11101, 0b11, 0b1100, 0b1010,
1089                                  (outs SPR:$Sd), (ins SPR:$Sm),
1090                                  IIC_fpCVTSI, "vcvt", ".u32.f32\t$Sd, $Sm",
1091                                  [(set SPR:$Sd, (arm_ftoui SPR:$Sm))]> {
1092   let Inst{7} = 1; // Z bit
1093
1094   // Some single precision VFP instructions may be executed on both NEON and
1095   // VFP pipelines on A8.
1096   let D = VFPNeonA8Domain;
1097 }
1098
1099 // And the Z bit '0' variants, i.e. use the rounding mode specified by FPSCR.
1100 let Uses = [FPSCR] in {
1101 // FIXME: Verify encoding after integrated assembler is working.
1102 def VTOSIRD : AVConv1IsD_Encode<0b11101, 0b11, 0b1101, 0b1011,
1103                                 (outs SPR:$Sd), (ins DPR:$Dm),
1104                                 IIC_fpCVTDI, "vcvtr", ".s32.f64\t$Sd, $Dm",
1105                                 [(set SPR:$Sd, (int_arm_vcvtr (f64 DPR:$Dm)))]>{
1106   let Inst{7} = 0; // Z bit
1107 }
1108
1109 def VTOSIRS : AVConv1InsS_Encode<0b11101, 0b11, 0b1101, 0b1010,
1110                                  (outs SPR:$Sd), (ins SPR:$Sm),
1111                                  IIC_fpCVTSI, "vcvtr", ".s32.f32\t$Sd, $Sm",
1112                                  [(set SPR:$Sd, (int_arm_vcvtr SPR:$Sm))]> {
1113   let Inst{7} = 0; // Z bit
1114 }
1115
1116 def VTOUIRD : AVConv1IsD_Encode<0b11101, 0b11, 0b1100, 0b1011,
1117                                 (outs SPR:$Sd), (ins DPR:$Dm),
1118                                 IIC_fpCVTDI, "vcvtr", ".u32.f64\t$Sd, $Dm",
1119                                 [(set SPR:$Sd, (int_arm_vcvtru(f64 DPR:$Dm)))]>{
1120   let Inst{7} = 0; // Z bit
1121 }
1122
1123 def VTOUIRS : AVConv1InsS_Encode<0b11101, 0b11, 0b1100, 0b1010,
1124                                  (outs SPR:$Sd), (ins SPR:$Sm),
1125                                  IIC_fpCVTSI, "vcvtr", ".u32.f32\t$Sd, $Sm",
1126                                  [(set SPR:$Sd, (int_arm_vcvtru SPR:$Sm))]> {
1127   let Inst{7} = 0; // Z bit
1128 }
1129 }
1130
1131 // Convert between floating-point and fixed-point
1132 // Data type for fixed-point naming convention:
1133 //   S16 (U=0, sx=0) -> SH
1134 //   U16 (U=1, sx=0) -> UH
1135 //   S32 (U=0, sx=1) -> SL
1136 //   U32 (U=1, sx=1) -> UL
1137
1138 let Constraints = "$a = $dst" in {
1139
1140 // FP to Fixed-Point:
1141
1142 // Single Precision register
1143 class AVConv1XInsS_Encode<bits<5> op1, bits<2> op2, bits<4> op3, bits<4> op4,
1144                           bit op5, dag oops, dag iops, InstrItinClass itin,
1145                           string opc, string asm, list<dag> pattern>
1146   : AVConv1XI<op1, op2, op3, op4, op5, oops, iops, itin, opc, asm, pattern>,
1147   Sched<[WriteCvtFP]> {
1148   bits<5> dst;
1149   // if dp_operation then UInt(D:Vd) else UInt(Vd:D);
1150   let Inst{22} = dst{0};
1151   let Inst{15-12} = dst{4-1};
1152 }
1153
1154 // Double Precision register
1155 class AVConv1XInsD_Encode<bits<5> op1, bits<2> op2, bits<4> op3, bits<4> op4,
1156                           bit op5, dag oops, dag iops, InstrItinClass itin,
1157                           string opc, string asm, list<dag> pattern>
1158   : AVConv1XI<op1, op2, op3, op4, op5, oops, iops, itin, opc, asm, pattern>,
1159     Sched<[WriteCvtFP]> {
1160   bits<5> dst;
1161   // if dp_operation then UInt(D:Vd) else UInt(Vd:D);
1162   let Inst{22} = dst{4};
1163   let Inst{15-12} = dst{3-0};
1164
1165   let Predicates = [HasVFP2, HasDPVFP];
1166 }
1167
1168 def VTOSHS : AVConv1XInsS_Encode<0b11101, 0b11, 0b1110, 0b1010, 0,
1169                        (outs SPR:$dst), (ins SPR:$a, fbits16:$fbits),
1170                  IIC_fpCVTSI, "vcvt", ".s16.f32\t$dst, $a, $fbits", []> {
1171   // Some single precision VFP instructions may be executed on both NEON and
1172   // VFP pipelines on A8.
1173   let D = VFPNeonA8Domain;
1174 }
1175
1176 def VTOUHS : AVConv1XInsS_Encode<0b11101, 0b11, 0b1111, 0b1010, 0,
1177                        (outs SPR:$dst), (ins SPR:$a, fbits16:$fbits),
1178                  IIC_fpCVTSI, "vcvt", ".u16.f32\t$dst, $a, $fbits", []> {
1179   // Some single precision VFP instructions may be executed on both NEON and
1180   // VFP pipelines on A8.
1181   let D = VFPNeonA8Domain;
1182 }
1183
1184 def VTOSLS : AVConv1XInsS_Encode<0b11101, 0b11, 0b1110, 0b1010, 1,
1185                        (outs SPR:$dst), (ins SPR:$a, fbits32:$fbits),
1186                  IIC_fpCVTSI, "vcvt", ".s32.f32\t$dst, $a, $fbits", []> {
1187   // Some single precision VFP instructions may be executed on both NEON and
1188   // VFP pipelines on A8.
1189   let D = VFPNeonA8Domain;
1190 }
1191
1192 def VTOULS : AVConv1XInsS_Encode<0b11101, 0b11, 0b1111, 0b1010, 1,
1193                        (outs SPR:$dst), (ins SPR:$a, fbits32:$fbits),
1194                  IIC_fpCVTSI, "vcvt", ".u32.f32\t$dst, $a, $fbits", []> {
1195   // Some single precision VFP instructions may be executed on both NEON and
1196   // VFP pipelines on A8.
1197   let D = VFPNeonA8Domain;
1198 }
1199
1200 def VTOSHD : AVConv1XInsD_Encode<0b11101, 0b11, 0b1110, 0b1011, 0,
1201                        (outs DPR:$dst), (ins DPR:$a, fbits16:$fbits),
1202                  IIC_fpCVTDI, "vcvt", ".s16.f64\t$dst, $a, $fbits", []>;
1203
1204 def VTOUHD : AVConv1XInsD_Encode<0b11101, 0b11, 0b1111, 0b1011, 0,
1205                        (outs DPR:$dst), (ins DPR:$a, fbits16:$fbits),
1206                  IIC_fpCVTDI, "vcvt", ".u16.f64\t$dst, $a, $fbits", []>;
1207
1208 def VTOSLD : AVConv1XInsD_Encode<0b11101, 0b11, 0b1110, 0b1011, 1,
1209                        (outs DPR:$dst), (ins DPR:$a, fbits32:$fbits),
1210                  IIC_fpCVTDI, "vcvt", ".s32.f64\t$dst, $a, $fbits", []>;
1211
1212 def VTOULD : AVConv1XInsD_Encode<0b11101, 0b11, 0b1111, 0b1011, 1,
1213                        (outs DPR:$dst), (ins DPR:$a, fbits32:$fbits),
1214                  IIC_fpCVTDI, "vcvt", ".u32.f64\t$dst, $a, $fbits", []>;
1215
1216 // Fixed-Point to FP:
1217
1218 def VSHTOS : AVConv1XInsS_Encode<0b11101, 0b11, 0b1010, 0b1010, 0,
1219                        (outs SPR:$dst), (ins SPR:$a, fbits16:$fbits),
1220                  IIC_fpCVTIS, "vcvt", ".f32.s16\t$dst, $a, $fbits", []> {
1221   // Some single precision VFP instructions may be executed on both NEON and
1222   // VFP pipelines on A8.
1223   let D = VFPNeonA8Domain;
1224 }
1225
1226 def VUHTOS : AVConv1XInsS_Encode<0b11101, 0b11, 0b1011, 0b1010, 0,
1227                        (outs SPR:$dst), (ins SPR:$a, fbits16:$fbits),
1228                  IIC_fpCVTIS, "vcvt", ".f32.u16\t$dst, $a, $fbits", []> {
1229   // Some single precision VFP instructions may be executed on both NEON and
1230   // VFP pipelines on A8.
1231   let D = VFPNeonA8Domain;
1232 }
1233
1234 def VSLTOS : AVConv1XInsS_Encode<0b11101, 0b11, 0b1010, 0b1010, 1,
1235                        (outs SPR:$dst), (ins SPR:$a, fbits32:$fbits),
1236                  IIC_fpCVTIS, "vcvt", ".f32.s32\t$dst, $a, $fbits", []> {
1237   // Some single precision VFP instructions may be executed on both NEON and
1238   // VFP pipelines on A8.
1239   let D = VFPNeonA8Domain;
1240 }
1241
1242 def VULTOS : AVConv1XInsS_Encode<0b11101, 0b11, 0b1011, 0b1010, 1,
1243                        (outs SPR:$dst), (ins SPR:$a, fbits32:$fbits),
1244                  IIC_fpCVTIS, "vcvt", ".f32.u32\t$dst, $a, $fbits", []> {
1245   // Some single precision VFP instructions may be executed on both NEON and
1246   // VFP pipelines on A8.
1247   let D = VFPNeonA8Domain;
1248 }
1249
1250 def VSHTOD : AVConv1XInsD_Encode<0b11101, 0b11, 0b1010, 0b1011, 0,
1251                        (outs DPR:$dst), (ins DPR:$a, fbits16:$fbits),
1252                  IIC_fpCVTID, "vcvt", ".f64.s16\t$dst, $a, $fbits", []>;
1253
1254 def VUHTOD : AVConv1XInsD_Encode<0b11101, 0b11, 0b1011, 0b1011, 0,
1255                        (outs DPR:$dst), (ins DPR:$a, fbits16:$fbits),
1256                  IIC_fpCVTID, "vcvt", ".f64.u16\t$dst, $a, $fbits", []>;
1257
1258 def VSLTOD : AVConv1XInsD_Encode<0b11101, 0b11, 0b1010, 0b1011, 1,
1259                        (outs DPR:$dst), (ins DPR:$a, fbits32:$fbits),
1260                  IIC_fpCVTID, "vcvt", ".f64.s32\t$dst, $a, $fbits", []>;
1261
1262 def VULTOD : AVConv1XInsD_Encode<0b11101, 0b11, 0b1011, 0b1011, 1,
1263                        (outs DPR:$dst), (ins DPR:$a, fbits32:$fbits),
1264                  IIC_fpCVTID, "vcvt", ".f64.u32\t$dst, $a, $fbits", []>;
1265
1266 } // End of 'let Constraints = "$a = $dst" in'
1267
1268 //===----------------------------------------------------------------------===//
1269 // FP Multiply-Accumulate Operations.
1270 //
1271
1272 def VMLAD : ADbI<0b11100, 0b00, 0, 0,
1273                  (outs DPR:$Dd), (ins DPR:$Ddin, DPR:$Dn, DPR:$Dm),
1274                  IIC_fpMAC64, "vmla", ".f64\t$Dd, $Dn, $Dm",
1275                  [(set DPR:$Dd, (fadd_mlx (fmul_su DPR:$Dn, DPR:$Dm),
1276                                           (f64 DPR:$Ddin)))]>,
1277               RegConstraint<"$Ddin = $Dd">,
1278               Requires<[HasVFP2,HasDPVFP,UseFPVMLx,DontUseFusedMAC]>;
1279
1280 def VMLAS : ASbIn<0b11100, 0b00, 0, 0,
1281                   (outs SPR:$Sd), (ins SPR:$Sdin, SPR:$Sn, SPR:$Sm),
1282                   IIC_fpMAC32, "vmla", ".f32\t$Sd, $Sn, $Sm",
1283                   [(set SPR:$Sd, (fadd_mlx (fmul_su SPR:$Sn, SPR:$Sm),
1284                                            SPR:$Sdin))]>,
1285               RegConstraint<"$Sdin = $Sd">,
1286               Requires<[HasVFP2,DontUseNEONForFP,UseFPVMLx,DontUseFusedMAC]> {
1287   // Some single precision VFP instructions may be executed on both NEON and
1288   // VFP pipelines on A8.
1289   let D = VFPNeonA8Domain;
1290 }
1291
1292 def : Pat<(fadd_mlx DPR:$dstin, (fmul_su DPR:$a, (f64 DPR:$b))),
1293           (VMLAD DPR:$dstin, DPR:$a, DPR:$b)>,
1294           Requires<[HasVFP2,HasDPVFP,UseFPVMLx,DontUseFusedMAC]>;
1295 def : Pat<(fadd_mlx SPR:$dstin, (fmul_su SPR:$a, SPR:$b)),
1296           (VMLAS SPR:$dstin, SPR:$a, SPR:$b)>,
1297           Requires<[HasVFP2,DontUseNEONForFP, UseFPVMLx,DontUseFusedMAC]>;
1298
1299 def VMLSD : ADbI<0b11100, 0b00, 1, 0,
1300                  (outs DPR:$Dd), (ins DPR:$Ddin, DPR:$Dn, DPR:$Dm),
1301                  IIC_fpMAC64, "vmls", ".f64\t$Dd, $Dn, $Dm",
1302                  [(set DPR:$Dd, (fadd_mlx (fneg (fmul_su DPR:$Dn,DPR:$Dm)),
1303                                           (f64 DPR:$Ddin)))]>,
1304               RegConstraint<"$Ddin = $Dd">,
1305               Requires<[HasVFP2,HasDPVFP,UseFPVMLx,DontUseFusedMAC]>;
1306
1307 def VMLSS : ASbIn<0b11100, 0b00, 1, 0,
1308                   (outs SPR:$Sd), (ins SPR:$Sdin, SPR:$Sn, SPR:$Sm),
1309                   IIC_fpMAC32, "vmls", ".f32\t$Sd, $Sn, $Sm",
1310                   [(set SPR:$Sd, (fadd_mlx (fneg (fmul_su SPR:$Sn, SPR:$Sm)),
1311                                            SPR:$Sdin))]>,
1312               RegConstraint<"$Sdin = $Sd">,
1313               Requires<[HasVFP2,DontUseNEONForFP,UseFPVMLx,DontUseFusedMAC]> {
1314   // Some single precision VFP instructions may be executed on both NEON and
1315   // VFP pipelines on A8.
1316   let D = VFPNeonA8Domain;
1317 }
1318
1319 def : Pat<(fsub_mlx DPR:$dstin, (fmul_su DPR:$a, (f64 DPR:$b))),
1320           (VMLSD DPR:$dstin, DPR:$a, DPR:$b)>,
1321           Requires<[HasVFP2,HasDPVFP,UseFPVMLx,DontUseFusedMAC]>;
1322 def : Pat<(fsub_mlx SPR:$dstin, (fmul_su SPR:$a, SPR:$b)),
1323           (VMLSS SPR:$dstin, SPR:$a, SPR:$b)>,
1324           Requires<[HasVFP2,DontUseNEONForFP,UseFPVMLx,DontUseFusedMAC]>;
1325
1326 def VNMLAD : ADbI<0b11100, 0b01, 1, 0,
1327                   (outs DPR:$Dd), (ins DPR:$Ddin, DPR:$Dn, DPR:$Dm),
1328                   IIC_fpMAC64, "vnmla", ".f64\t$Dd, $Dn, $Dm",
1329                   [(set DPR:$Dd,(fsub_mlx (fneg (fmul_su DPR:$Dn,DPR:$Dm)),
1330                                           (f64 DPR:$Ddin)))]>,
1331                 RegConstraint<"$Ddin = $Dd">,
1332                 Requires<[HasVFP2,HasDPVFP,UseFPVMLx,DontUseFusedMAC]>;
1333
1334 def VNMLAS : ASbI<0b11100, 0b01, 1, 0,
1335                   (outs SPR:$Sd), (ins SPR:$Sdin, SPR:$Sn, SPR:$Sm),
1336                   IIC_fpMAC32, "vnmla", ".f32\t$Sd, $Sn, $Sm",
1337                   [(set SPR:$Sd, (fsub_mlx (fneg (fmul_su SPR:$Sn, SPR:$Sm)),
1338                                            SPR:$Sdin))]>,
1339                 RegConstraint<"$Sdin = $Sd">,
1340                 Requires<[HasVFP2,DontUseNEONForFP,UseFPVMLx,DontUseFusedMAC]> {
1341   // Some single precision VFP instructions may be executed on both NEON and
1342   // VFP pipelines on A8.
1343   let D = VFPNeonA8Domain;
1344 }
1345
1346 def : Pat<(fsub_mlx (fneg (fmul_su DPR:$a, (f64 DPR:$b))), DPR:$dstin),
1347           (VNMLAD DPR:$dstin, DPR:$a, DPR:$b)>,
1348           Requires<[HasVFP2,HasDPVFP,UseFPVMLx,DontUseFusedMAC]>;
1349 def : Pat<(fsub_mlx (fneg (fmul_su SPR:$a, SPR:$b)), SPR:$dstin),
1350           (VNMLAS SPR:$dstin, SPR:$a, SPR:$b)>,
1351           Requires<[HasVFP2,DontUseNEONForFP,UseFPVMLx,DontUseFusedMAC]>;
1352
1353 def VNMLSD : ADbI<0b11100, 0b01, 0, 0,
1354                   (outs DPR:$Dd), (ins DPR:$Ddin, DPR:$Dn, DPR:$Dm),
1355                   IIC_fpMAC64, "vnmls", ".f64\t$Dd, $Dn, $Dm",
1356                   [(set DPR:$Dd, (fsub_mlx (fmul_su DPR:$Dn, DPR:$Dm),
1357                                            (f64 DPR:$Ddin)))]>,
1358                RegConstraint<"$Ddin = $Dd">,
1359                Requires<[HasVFP2,HasDPVFP,UseFPVMLx,DontUseFusedMAC]>;
1360
1361 def VNMLSS : ASbI<0b11100, 0b01, 0, 0,
1362                   (outs SPR:$Sd), (ins SPR:$Sdin, SPR:$Sn, SPR:$Sm),
1363                   IIC_fpMAC32, "vnmls", ".f32\t$Sd, $Sn, $Sm",
1364              [(set SPR:$Sd, (fsub_mlx (fmul_su SPR:$Sn, SPR:$Sm), SPR:$Sdin))]>,
1365                          RegConstraint<"$Sdin = $Sd">,
1366                 Requires<[HasVFP2,DontUseNEONForFP,UseFPVMLx,DontUseFusedMAC]> {
1367   // Some single precision VFP instructions may be executed on both NEON and
1368   // VFP pipelines on A8.
1369   let D = VFPNeonA8Domain;
1370 }
1371
1372 def : Pat<(fsub_mlx (fmul_su DPR:$a, (f64 DPR:$b)), DPR:$dstin),
1373           (VNMLSD DPR:$dstin, DPR:$a, DPR:$b)>,
1374           Requires<[HasVFP2,HasDPVFP,UseFPVMLx,DontUseFusedMAC]>;
1375 def : Pat<(fsub_mlx (fmul_su SPR:$a, SPR:$b), SPR:$dstin),
1376           (VNMLSS SPR:$dstin, SPR:$a, SPR:$b)>,
1377           Requires<[HasVFP2,DontUseNEONForFP,UseFPVMLx,DontUseFusedMAC]>;
1378
1379 //===----------------------------------------------------------------------===//
1380 // Fused FP Multiply-Accumulate Operations.
1381 //
1382 def VFMAD : ADbI<0b11101, 0b10, 0, 0,
1383                  (outs DPR:$Dd), (ins DPR:$Ddin, DPR:$Dn, DPR:$Dm),
1384                  IIC_fpFMAC64, "vfma", ".f64\t$Dd, $Dn, $Dm",
1385                  [(set DPR:$Dd, (fadd_mlx (fmul_su DPR:$Dn, DPR:$Dm),
1386                                           (f64 DPR:$Ddin)))]>,
1387               RegConstraint<"$Ddin = $Dd">,
1388               Requires<[HasVFP4,HasDPVFP,UseFusedMAC]>;
1389
1390 def VFMAS : ASbIn<0b11101, 0b10, 0, 0,
1391                   (outs SPR:$Sd), (ins SPR:$Sdin, SPR:$Sn, SPR:$Sm),
1392                   IIC_fpFMAC32, "vfma", ".f32\t$Sd, $Sn, $Sm",
1393                   [(set SPR:$Sd, (fadd_mlx (fmul_su SPR:$Sn, SPR:$Sm),
1394                                            SPR:$Sdin))]>,
1395               RegConstraint<"$Sdin = $Sd">,
1396               Requires<[HasVFP4,DontUseNEONForFP,UseFusedMAC]> {
1397   // Some single precision VFP instructions may be executed on both NEON and
1398   // VFP pipelines.
1399 }
1400
1401 def : Pat<(fadd_mlx DPR:$dstin, (fmul_su DPR:$a, (f64 DPR:$b))),
1402           (VFMAD DPR:$dstin, DPR:$a, DPR:$b)>,
1403           Requires<[HasVFP4,HasDPVFP,UseFusedMAC]>;
1404 def : Pat<(fadd_mlx SPR:$dstin, (fmul_su SPR:$a, SPR:$b)),
1405           (VFMAS SPR:$dstin, SPR:$a, SPR:$b)>,
1406           Requires<[HasVFP4,DontUseNEONForFP,UseFusedMAC]>;
1407
1408 // Match @llvm.fma.* intrinsics
1409 // (fma x, y, z) -> (vfms z, x, y)
1410 def : Pat<(f64 (fma DPR:$Dn, DPR:$Dm, DPR:$Ddin)),
1411           (VFMAD DPR:$Ddin, DPR:$Dn, DPR:$Dm)>,
1412       Requires<[HasVFP4,HasDPVFP]>;
1413 def : Pat<(f32 (fma SPR:$Sn, SPR:$Sm, SPR:$Sdin)),
1414           (VFMAS SPR:$Sdin, SPR:$Sn, SPR:$Sm)>,
1415       Requires<[HasVFP4]>;
1416
1417 def VFMSD : ADbI<0b11101, 0b10, 1, 0,
1418                  (outs DPR:$Dd), (ins DPR:$Ddin, DPR:$Dn, DPR:$Dm),
1419                  IIC_fpFMAC64, "vfms", ".f64\t$Dd, $Dn, $Dm",
1420                  [(set DPR:$Dd, (fadd_mlx (fneg (fmul_su DPR:$Dn,DPR:$Dm)),
1421                                           (f64 DPR:$Ddin)))]>,
1422               RegConstraint<"$Ddin = $Dd">,
1423               Requires<[HasVFP4,HasDPVFP,UseFusedMAC]>;
1424
1425 def VFMSS : ASbIn<0b11101, 0b10, 1, 0,
1426                   (outs SPR:$Sd), (ins SPR:$Sdin, SPR:$Sn, SPR:$Sm),
1427                   IIC_fpFMAC32, "vfms", ".f32\t$Sd, $Sn, $Sm",
1428                   [(set SPR:$Sd, (fadd_mlx (fneg (fmul_su SPR:$Sn, SPR:$Sm)),
1429                                            SPR:$Sdin))]>,
1430               RegConstraint<"$Sdin = $Sd">,
1431               Requires<[HasVFP4,DontUseNEONForFP,UseFusedMAC]> {
1432   // Some single precision VFP instructions may be executed on both NEON and
1433   // VFP pipelines.
1434 }
1435
1436 def : Pat<(fsub_mlx DPR:$dstin, (fmul_su DPR:$a, (f64 DPR:$b))),
1437           (VFMSD DPR:$dstin, DPR:$a, DPR:$b)>,
1438           Requires<[HasVFP4,HasDPVFP,UseFusedMAC]>;
1439 def : Pat<(fsub_mlx SPR:$dstin, (fmul_su SPR:$a, SPR:$b)),
1440           (VFMSS SPR:$dstin, SPR:$a, SPR:$b)>,
1441           Requires<[HasVFP4,DontUseNEONForFP,UseFusedMAC]>;
1442
1443 // Match @llvm.fma.* intrinsics
1444 // (fma (fneg x), y, z) -> (vfms z, x, y)
1445 def : Pat<(f64 (fma (fneg DPR:$Dn), DPR:$Dm, DPR:$Ddin)),
1446           (VFMSD DPR:$Ddin, DPR:$Dn, DPR:$Dm)>,
1447       Requires<[HasVFP4,HasDPVFP]>;
1448 def : Pat<(f32 (fma (fneg SPR:$Sn), SPR:$Sm, SPR:$Sdin)),
1449           (VFMSS SPR:$Sdin, SPR:$Sn, SPR:$Sm)>,
1450       Requires<[HasVFP4]>;
1451 // (fma x, (fneg y), z) -> (vfms z, x, y)
1452 def : Pat<(f64 (fma DPR:$Dn, (fneg DPR:$Dm), DPR:$Ddin)),
1453           (VFMSD DPR:$Ddin, DPR:$Dn, DPR:$Dm)>,
1454       Requires<[HasVFP4,HasDPVFP]>;
1455 def : Pat<(f32 (fma SPR:$Sn, (fneg SPR:$Sm), SPR:$Sdin)),
1456           (VFMSS SPR:$Sdin, SPR:$Sn, SPR:$Sm)>,
1457       Requires<[HasVFP4]>;
1458
1459 def VFNMAD : ADbI<0b11101, 0b01, 1, 0,
1460                   (outs DPR:$Dd), (ins DPR:$Ddin, DPR:$Dn, DPR:$Dm),
1461                   IIC_fpFMAC64, "vfnma", ".f64\t$Dd, $Dn, $Dm",
1462                   [(set DPR:$Dd,(fsub_mlx (fneg (fmul_su DPR:$Dn,DPR:$Dm)),
1463                                           (f64 DPR:$Ddin)))]>,
1464                 RegConstraint<"$Ddin = $Dd">,
1465                 Requires<[HasVFP4,HasDPVFP,UseFusedMAC]>;
1466
1467 def VFNMAS : ASbI<0b11101, 0b01, 1, 0,
1468                   (outs SPR:$Sd), (ins SPR:$Sdin, SPR:$Sn, SPR:$Sm),
1469                   IIC_fpFMAC32, "vfnma", ".f32\t$Sd, $Sn, $Sm",
1470                   [(set SPR:$Sd, (fsub_mlx (fneg (fmul_su SPR:$Sn, SPR:$Sm)),
1471                                            SPR:$Sdin))]>,
1472                 RegConstraint<"$Sdin = $Sd">,
1473                 Requires<[HasVFP4,DontUseNEONForFP,UseFusedMAC]> {
1474   // Some single precision VFP instructions may be executed on both NEON and
1475   // VFP pipelines.
1476 }
1477
1478 def : Pat<(fsub_mlx (fneg (fmul_su DPR:$a, (f64 DPR:$b))), DPR:$dstin),
1479           (VFNMAD DPR:$dstin, DPR:$a, DPR:$b)>,
1480           Requires<[HasVFP4,HasDPVFP,UseFusedMAC]>;
1481 def : Pat<(fsub_mlx (fneg (fmul_su SPR:$a, SPR:$b)), SPR:$dstin),
1482           (VFNMAS SPR:$dstin, SPR:$a, SPR:$b)>,
1483           Requires<[HasVFP4,DontUseNEONForFP,UseFusedMAC]>;
1484
1485 // Match @llvm.fma.* intrinsics
1486 // (fneg (fma x, y, z)) -> (vfnma z, x, y)
1487 def : Pat<(fneg (fma (f64 DPR:$Dn), (f64 DPR:$Dm), (f64 DPR:$Ddin))),
1488           (VFNMAD DPR:$Ddin, DPR:$Dn, DPR:$Dm)>,
1489       Requires<[HasVFP4,HasDPVFP]>;
1490 def : Pat<(fneg (fma (f32 SPR:$Sn), (f32 SPR:$Sm), (f32 SPR:$Sdin))),
1491           (VFNMAS SPR:$Sdin, SPR:$Sn, SPR:$Sm)>,
1492       Requires<[HasVFP4]>;
1493 // (fma (fneg x), y, (fneg z)) -> (vfnma z, x, y)
1494 def : Pat<(f64 (fma (fneg DPR:$Dn), DPR:$Dm, (fneg DPR:$Ddin))),
1495           (VFNMAD DPR:$Ddin, DPR:$Dn, DPR:$Dm)>,
1496       Requires<[HasVFP4,HasDPVFP]>;
1497 def : Pat<(f32 (fma (fneg SPR:$Sn), SPR:$Sm, (fneg SPR:$Sdin))),
1498           (VFNMAS SPR:$Sdin, SPR:$Sn, SPR:$Sm)>,
1499       Requires<[HasVFP4]>;
1500
1501 def VFNMSD : ADbI<0b11101, 0b01, 0, 0,
1502                   (outs DPR:$Dd), (ins DPR:$Ddin, DPR:$Dn, DPR:$Dm),
1503                   IIC_fpFMAC64, "vfnms", ".f64\t$Dd, $Dn, $Dm",
1504                   [(set DPR:$Dd, (fsub_mlx (fmul_su DPR:$Dn, DPR:$Dm),
1505                                            (f64 DPR:$Ddin)))]>,
1506                RegConstraint<"$Ddin = $Dd">,
1507                Requires<[HasVFP4,HasDPVFP,UseFusedMAC]>;
1508
1509 def VFNMSS : ASbI<0b11101, 0b01, 0, 0,
1510                   (outs SPR:$Sd), (ins SPR:$Sdin, SPR:$Sn, SPR:$Sm),
1511                   IIC_fpFMAC32, "vfnms", ".f32\t$Sd, $Sn, $Sm",
1512              [(set SPR:$Sd, (fsub_mlx (fmul_su SPR:$Sn, SPR:$Sm), SPR:$Sdin))]>,
1513                          RegConstraint<"$Sdin = $Sd">,
1514                   Requires<[HasVFP4,DontUseNEONForFP,UseFusedMAC]> {
1515   // Some single precision VFP instructions may be executed on both NEON and
1516   // VFP pipelines.
1517 }
1518
1519 def : Pat<(fsub_mlx (fmul_su DPR:$a, (f64 DPR:$b)), DPR:$dstin),
1520           (VFNMSD DPR:$dstin, DPR:$a, DPR:$b)>,
1521           Requires<[HasVFP4,HasDPVFP,UseFusedMAC]>;
1522 def : Pat<(fsub_mlx (fmul_su SPR:$a, SPR:$b), SPR:$dstin),
1523           (VFNMSS SPR:$dstin, SPR:$a, SPR:$b)>,
1524           Requires<[HasVFP4,DontUseNEONForFP,UseFusedMAC]>;
1525
1526 // Match @llvm.fma.* intrinsics
1527
1528 // (fma x, y, (fneg z)) -> (vfnms z, x, y))
1529 def : Pat<(f64 (fma DPR:$Dn, DPR:$Dm, (fneg DPR:$Ddin))),
1530           (VFNMSD DPR:$Ddin, DPR:$Dn, DPR:$Dm)>,
1531       Requires<[HasVFP4,HasDPVFP]>;
1532 def : Pat<(f32 (fma SPR:$Sn, SPR:$Sm, (fneg SPR:$Sdin))),
1533           (VFNMSS SPR:$Sdin, SPR:$Sn, SPR:$Sm)>,
1534       Requires<[HasVFP4]>;
1535 // (fneg (fma (fneg x), y, z)) -> (vfnms z, x, y)
1536 def : Pat<(fneg (f64 (fma (fneg DPR:$Dn), DPR:$Dm, DPR:$Ddin))),
1537           (VFNMSD DPR:$Ddin, DPR:$Dn, DPR:$Dm)>,
1538       Requires<[HasVFP4,HasDPVFP]>;
1539 def : Pat<(fneg (f32 (fma (fneg SPR:$Sn), SPR:$Sm, SPR:$Sdin))),
1540           (VFNMSS SPR:$Sdin, SPR:$Sn, SPR:$Sm)>,
1541       Requires<[HasVFP4]>;
1542 // (fneg (fma x, (fneg y), z) -> (vfnms z, x, y)
1543 def : Pat<(fneg (f64 (fma DPR:$Dn, (fneg DPR:$Dm), DPR:$Ddin))),
1544           (VFNMSD DPR:$Ddin, DPR:$Dn, DPR:$Dm)>,
1545       Requires<[HasVFP4,HasDPVFP]>;
1546 def : Pat<(fneg (f32 (fma SPR:$Sn, (fneg SPR:$Sm), SPR:$Sdin))),
1547           (VFNMSS SPR:$Sdin, SPR:$Sn, SPR:$Sm)>,
1548       Requires<[HasVFP4]>;
1549
1550 //===----------------------------------------------------------------------===//
1551 // FP Conditional moves.
1552 //
1553
1554 let hasSideEffects = 0 in {
1555 def VMOVDcc  : PseudoInst<(outs DPR:$Dd), (ins DPR:$Dn, DPR:$Dm, cmovpred:$p),
1556                     IIC_fpUNA64,
1557                     [(set (f64 DPR:$Dd),
1558                           (ARMcmov DPR:$Dn, DPR:$Dm, cmovpred:$p))]>,
1559                RegConstraint<"$Dn = $Dd">, Requires<[HasVFP2,HasDPVFP]>;
1560
1561 def VMOVScc  : PseudoInst<(outs SPR:$Sd), (ins SPR:$Sn, SPR:$Sm, cmovpred:$p),
1562                     IIC_fpUNA32,
1563                     [(set (f32 SPR:$Sd),
1564                           (ARMcmov SPR:$Sn, SPR:$Sm, cmovpred:$p))]>,
1565                RegConstraint<"$Sn = $Sd">, Requires<[HasVFP2]>;
1566 } // hasSideEffects
1567
1568 //===----------------------------------------------------------------------===//
1569 // Move from VFP System Register to ARM core register.
1570 //
1571
1572 class MovFromVFP<bits<4> opc19_16, dag oops, dag iops, string opc, string asm,
1573                  list<dag> pattern>:
1574   VFPAI<oops, iops, VFPMiscFrm, IIC_fpSTAT, opc, asm, pattern> {
1575
1576   // Instruction operand.
1577   bits<4> Rt;
1578
1579   let Inst{27-20} = 0b11101111;
1580   let Inst{19-16} = opc19_16;
1581   let Inst{15-12} = Rt;
1582   let Inst{11-8}  = 0b1010;
1583   let Inst{7}     = 0;
1584   let Inst{6-5}   = 0b00;
1585   let Inst{4}     = 1;
1586   let Inst{3-0}   = 0b0000;
1587 }
1588
1589 // APSR is the application level alias of CPSR. This FPSCR N, Z, C, V flags
1590 // to APSR.
1591 let Defs = [CPSR], Uses = [FPSCR_NZCV], Rt = 0b1111 /* apsr_nzcv */ in
1592 def FMSTAT : MovFromVFP<0b0001 /* fpscr */, (outs), (ins),
1593                         "vmrs", "\tAPSR_nzcv, fpscr", [(arm_fmstat)]>;
1594
1595 // Application level FPSCR -> GPR
1596 let hasSideEffects = 1, Uses = [FPSCR] in
1597 def VMRS : MovFromVFP<0b0001 /* fpscr */, (outs GPR:$Rt), (ins),
1598                       "vmrs", "\t$Rt, fpscr",
1599                       [(set GPR:$Rt, (int_arm_get_fpscr))]>;
1600
1601 // System level FPEXC, FPSID -> GPR
1602 let Uses = [FPSCR] in {
1603   def VMRS_FPEXC : MovFromVFP<0b1000 /* fpexc */, (outs GPR:$Rt), (ins),
1604                               "vmrs", "\t$Rt, fpexc", []>;
1605   def VMRS_FPSID : MovFromVFP<0b0000 /* fpsid */, (outs GPR:$Rt), (ins),
1606                               "vmrs", "\t$Rt, fpsid", []>;
1607   def VMRS_MVFR0 : MovFromVFP<0b0111 /* mvfr0 */, (outs GPR:$Rt), (ins),
1608                               "vmrs", "\t$Rt, mvfr0", []>;
1609   def VMRS_MVFR1 : MovFromVFP<0b0110 /* mvfr1 */, (outs GPR:$Rt), (ins),
1610                               "vmrs", "\t$Rt, mvfr1", []>;
1611   def VMRS_MVFR2 : MovFromVFP<0b0101 /* mvfr2 */, (outs GPR:$Rt), (ins),
1612                               "vmrs", "\t$Rt, mvfr2", []>, Requires<[HasFPARMv8]>;
1613   def VMRS_FPINST : MovFromVFP<0b1001 /* fpinst */, (outs GPR:$Rt), (ins),
1614                               "vmrs", "\t$Rt, fpinst", []>;
1615   def VMRS_FPINST2 : MovFromVFP<0b1010 /* fpinst2 */, (outs GPR:$Rt), (ins),
1616                                 "vmrs", "\t$Rt, fpinst2", []>;
1617 }
1618
1619 //===----------------------------------------------------------------------===//
1620 // Move from ARM core register to VFP System Register.
1621 //
1622
1623 class MovToVFP<bits<4> opc19_16, dag oops, dag iops, string opc, string asm,
1624                list<dag> pattern>:
1625   VFPAI<oops, iops, VFPMiscFrm, IIC_fpSTAT, opc, asm, pattern> {
1626
1627   // Instruction operand.
1628   bits<4> src;
1629
1630   // Encode instruction operand.
1631   let Inst{15-12} = src;
1632
1633   let Inst{27-20} = 0b11101110;
1634   let Inst{19-16} = opc19_16;
1635   let Inst{11-8}  = 0b1010;
1636   let Inst{7}     = 0;
1637   let Inst{4}     = 1;
1638 }
1639
1640 let Defs = [FPSCR] in {
1641   // Application level GPR -> FPSCR
1642   def VMSR : MovToVFP<0b0001 /* fpscr */, (outs), (ins GPR:$src),
1643                       "vmsr", "\tfpscr, $src", [(int_arm_set_fpscr GPR:$src)]>;
1644   // System level GPR -> FPEXC
1645   def VMSR_FPEXC : MovToVFP<0b1000 /* fpexc */, (outs), (ins GPR:$src),
1646                       "vmsr", "\tfpexc, $src", []>;
1647   // System level GPR -> FPSID
1648   def VMSR_FPSID : MovToVFP<0b0000 /* fpsid */, (outs), (ins GPR:$src),
1649                       "vmsr", "\tfpsid, $src", []>;
1650
1651   def VMSR_FPINST : MovToVFP<0b1001 /* fpinst */, (outs), (ins GPR:$src),
1652                               "vmsr", "\tfpinst, $src", []>;
1653   def VMSR_FPINST2 : MovToVFP<0b1010 /* fpinst2 */, (outs), (ins GPR:$src),
1654                                 "vmsr", "\tfpinst2, $src", []>;
1655 }
1656
1657 //===----------------------------------------------------------------------===//
1658 // Misc.
1659 //
1660
1661 // Materialize FP immediates. VFP3 only.
1662 let isReMaterializable = 1 in {
1663 def FCONSTD : VFPAI<(outs DPR:$Dd), (ins vfp_f64imm:$imm),
1664                     VFPMiscFrm, IIC_fpUNA64,
1665                     "vmov", ".f64\t$Dd, $imm",
1666                     [(set DPR:$Dd, vfp_f64imm:$imm)]>,
1667               Requires<[HasVFP3,HasDPVFP]> {
1668   bits<5> Dd;
1669   bits<8> imm;
1670
1671   let Inst{27-23} = 0b11101;
1672   let Inst{22}    = Dd{4};
1673   let Inst{21-20} = 0b11;
1674   let Inst{19-16} = imm{7-4};
1675   let Inst{15-12} = Dd{3-0};
1676   let Inst{11-9}  = 0b101;
1677   let Inst{8}     = 1;          // Double precision.
1678   let Inst{7-4}   = 0b0000;
1679   let Inst{3-0}   = imm{3-0};
1680 }
1681
1682 def FCONSTS : VFPAI<(outs SPR:$Sd), (ins vfp_f32imm:$imm),
1683                      VFPMiscFrm, IIC_fpUNA32,
1684                      "vmov", ".f32\t$Sd, $imm",
1685                      [(set SPR:$Sd, vfp_f32imm:$imm)]>, Requires<[HasVFP3]> {
1686   bits<5> Sd;
1687   bits<8> imm;
1688
1689   let Inst{27-23} = 0b11101;
1690   let Inst{22}    = Sd{0};
1691   let Inst{21-20} = 0b11;
1692   let Inst{19-16} = imm{7-4};
1693   let Inst{15-12} = Sd{4-1};
1694   let Inst{11-9}  = 0b101;
1695   let Inst{8}     = 0;          // Single precision.
1696   let Inst{7-4}   = 0b0000;
1697   let Inst{3-0}   = imm{3-0};
1698 }
1699 }
1700
1701 //===----------------------------------------------------------------------===//
1702 // Assembler aliases.
1703 //
1704 // A few mnemonic aliases for pre-unifixed syntax. We don't guarantee to
1705 // support them all, but supporting at least some of the basics is
1706 // good to be friendly.
1707 def : VFP2MnemonicAlias<"flds", "vldr">;
1708 def : VFP2MnemonicAlias<"fldd", "vldr">;
1709 def : VFP2MnemonicAlias<"fmrs", "vmov">;
1710 def : VFP2MnemonicAlias<"fmsr", "vmov">;
1711 def : VFP2MnemonicAlias<"fsqrts", "vsqrt">;
1712 def : VFP2MnemonicAlias<"fsqrtd", "vsqrt">;
1713 def : VFP2MnemonicAlias<"fadds", "vadd.f32">;
1714 def : VFP2MnemonicAlias<"faddd", "vadd.f64">;
1715 def : VFP2MnemonicAlias<"fmrdd", "vmov">;
1716 def : VFP2MnemonicAlias<"fmrds", "vmov">;
1717 def : VFP2MnemonicAlias<"fmrrd", "vmov">;
1718 def : VFP2MnemonicAlias<"fmdrr", "vmov">;
1719 def : VFP2MnemonicAlias<"fmuls", "vmul.f32">;
1720 def : VFP2MnemonicAlias<"fmuld", "vmul.f64">;
1721 def : VFP2MnemonicAlias<"fnegs", "vneg.f32">;
1722 def : VFP2MnemonicAlias<"fnegd", "vneg.f64">;
1723 def : VFP2MnemonicAlias<"ftosizd", "vcvt.s32.f64">;
1724 def : VFP2MnemonicAlias<"ftosid", "vcvtr.s32.f64">;
1725 def : VFP2MnemonicAlias<"ftosizs", "vcvt.s32.f32">;
1726 def : VFP2MnemonicAlias<"ftosis", "vcvtr.s32.f32">;
1727 def : VFP2MnemonicAlias<"ftouizd", "vcvt.u32.f64">;
1728 def : VFP2MnemonicAlias<"ftouid", "vcvtr.u32.f64">;
1729 def : VFP2MnemonicAlias<"ftouizs", "vcvt.u32.f32">;
1730 def : VFP2MnemonicAlias<"ftouis", "vcvtr.u32.f32">;
1731 def : VFP2MnemonicAlias<"fsitod", "vcvt.f64.s32">;
1732 def : VFP2MnemonicAlias<"fsitos", "vcvt.f32.s32">;
1733 def : VFP2MnemonicAlias<"fuitod", "vcvt.f64.u32">;
1734 def : VFP2MnemonicAlias<"fuitos", "vcvt.f32.u32">;
1735 def : VFP2MnemonicAlias<"fsts", "vstr">;
1736 def : VFP2MnemonicAlias<"fstd", "vstr">;
1737 def : VFP2MnemonicAlias<"fmacd", "vmla.f64">;
1738 def : VFP2MnemonicAlias<"fmacs", "vmla.f32">;
1739 def : VFP2MnemonicAlias<"fcpys", "vmov.f32">;
1740 def : VFP2MnemonicAlias<"fcpyd", "vmov.f64">;
1741 def : VFP2MnemonicAlias<"fcmps", "vcmp.f32">;
1742 def : VFP2MnemonicAlias<"fcmpd", "vcmp.f64">;
1743 def : VFP2MnemonicAlias<"fdivs", "vdiv.f32">;
1744 def : VFP2MnemonicAlias<"fdivd", "vdiv.f64">;
1745 def : VFP2MnemonicAlias<"fmrx", "vmrs">;
1746 def : VFP2MnemonicAlias<"fmxr", "vmsr">;
1747
1748 // Be friendly and accept the old form of zero-compare
1749 def : VFP2DPInstAlias<"fcmpzd${p} $val", (VCMPZD DPR:$val, pred:$p)>;
1750 def : VFP2InstAlias<"fcmpzs${p} $val", (VCMPZS SPR:$val, pred:$p)>;
1751
1752
1753 def : VFP2InstAlias<"fmstat${p}", (FMSTAT pred:$p)>;
1754 def : VFP2InstAlias<"fadds${p} $Sd, $Sn, $Sm",
1755                     (VADDS SPR:$Sd, SPR:$Sn, SPR:$Sm, pred:$p)>;
1756 def : VFP2DPInstAlias<"faddd${p} $Dd, $Dn, $Dm",
1757                       (VADDD DPR:$Dd, DPR:$Dn, DPR:$Dm, pred:$p)>;
1758 def : VFP2InstAlias<"fsubs${p} $Sd, $Sn, $Sm",
1759                     (VSUBS SPR:$Sd, SPR:$Sn, SPR:$Sm, pred:$p)>;
1760 def : VFP2DPInstAlias<"fsubd${p} $Dd, $Dn, $Dm",
1761                       (VSUBD DPR:$Dd, DPR:$Dn, DPR:$Dm, pred:$p)>;
1762
1763 // No need for the size suffix on VSQRT. It's implied by the register classes.
1764 def : VFP2InstAlias<"vsqrt${p} $Sd, $Sm", (VSQRTS SPR:$Sd, SPR:$Sm, pred:$p)>;
1765 def : VFP2DPInstAlias<"vsqrt${p} $Dd, $Dm", (VSQRTD DPR:$Dd, DPR:$Dm, pred:$p)>;
1766
1767 // VLDR/VSTR accept an optional type suffix.
1768 def : VFP2InstAlias<"vldr${p}.32 $Sd, $addr",
1769                     (VLDRS SPR:$Sd, addrmode5:$addr, pred:$p)>;
1770 def : VFP2InstAlias<"vstr${p}.32 $Sd, $addr",
1771                     (VSTRS SPR:$Sd, addrmode5:$addr, pred:$p)>;
1772 def : VFP2InstAlias<"vldr${p}.64 $Dd, $addr",
1773                     (VLDRD DPR:$Dd, addrmode5:$addr, pred:$p)>;
1774 def : VFP2InstAlias<"vstr${p}.64 $Dd, $addr",
1775                     (VSTRD DPR:$Dd, addrmode5:$addr, pred:$p)>;
1776
1777 // VMOV can accept optional 32-bit or less data type suffix suffix.
1778 def : VFP2InstAlias<"vmov${p}.8 $Rt, $Sn",
1779                     (VMOVRS GPR:$Rt, SPR:$Sn, pred:$p)>;
1780 def : VFP2InstAlias<"vmov${p}.16 $Rt, $Sn",
1781                     (VMOVRS GPR:$Rt, SPR:$Sn, pred:$p)>;
1782 def : VFP2InstAlias<"vmov${p}.32 $Rt, $Sn",
1783                     (VMOVRS GPR:$Rt, SPR:$Sn, pred:$p)>;
1784 def : VFP2InstAlias<"vmov${p}.8 $Sn, $Rt",
1785                     (VMOVSR SPR:$Sn, GPR:$Rt, pred:$p)>;
1786 def : VFP2InstAlias<"vmov${p}.16 $Sn, $Rt",
1787                     (VMOVSR SPR:$Sn, GPR:$Rt, pred:$p)>;
1788 def : VFP2InstAlias<"vmov${p}.32 $Sn, $Rt",
1789                     (VMOVSR SPR:$Sn, GPR:$Rt, pred:$p)>;
1790
1791 def : VFP2InstAlias<"vmov${p}.f64 $Rt, $Rt2, $Dn",
1792                     (VMOVRRD GPR:$Rt, GPR:$Rt2, DPR:$Dn, pred:$p)>;
1793 def : VFP2InstAlias<"vmov${p}.f64 $Dn, $Rt, $Rt2",
1794                     (VMOVDRR DPR:$Dn, GPR:$Rt, GPR:$Rt2, pred:$p)>;
1795
1796 // VMOVS doesn't need the .f32 to disambiguate from the NEON encoding the way
1797 // VMOVD does.
1798 def : VFP2InstAlias<"vmov${p} $Sd, $Sm",
1799                     (VMOVS SPR:$Sd, SPR:$Sm, pred:$p)>;
1800
1801 // FCONSTD/FCONSTS alias for vmov.f64/vmov.f32
1802 // These aliases provide added functionality over vmov.f instructions by
1803 // allowing users to write assembly containing encoded floating point constants
1804 // (e.g. #0x70 vs #1.0).  Without these alises there is no way for the
1805 // assembler to accept encoded fp constants (but the equivalent fp-literal is
1806 // accepted directly by vmovf).
1807 def : VFP3InstAlias<"fconstd${p} $Dd, $val",
1808                     (FCONSTD DPR:$Dd, vfp_f64imm:$val, pred:$p)>;
1809 def : VFP3InstAlias<"fconsts${p} $Sd, $val",
1810                     (FCONSTS SPR:$Sd, vfp_f32imm:$val, pred:$p)>;