Add a DebugLoc argument to TargetInstrInfo::copyRegToReg, so that it
[oota-llvm.git] / lib / Target / ARM / ARMRegisterInfo.td
1 //===- ARMRegisterInfo.td - ARM Register defs -------------------*- C++ -*-===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9
10 //===----------------------------------------------------------------------===//
11 //  Declarations that describe the ARM register file
12 //===----------------------------------------------------------------------===//
13
14 // Registers are identified with 4-bit ID numbers.
15 class ARMReg<bits<4> num, string n, list<Register> subregs = []> : Register<n> {
16   field bits<4> Num;
17   let Namespace = "ARM";
18   let SubRegs = subregs;
19 }
20
21 class ARMFReg<bits<6> num, string n> : Register<n> {
22   field bits<6> Num;
23   let Namespace = "ARM";
24 }
25
26 // Integer registers
27 def R0  : ARMReg< 0, "r0">,  DwarfRegNum<[0]>;
28 def R1  : ARMReg< 1, "r1">,  DwarfRegNum<[1]>;
29 def R2  : ARMReg< 2, "r2">,  DwarfRegNum<[2]>;
30 def R3  : ARMReg< 3, "r3">,  DwarfRegNum<[3]>;
31 def R4  : ARMReg< 4, "r4">,  DwarfRegNum<[4]>;
32 def R5  : ARMReg< 5, "r5">,  DwarfRegNum<[5]>;
33 def R6  : ARMReg< 6, "r6">,  DwarfRegNum<[6]>;
34 def R7  : ARMReg< 7, "r7">,  DwarfRegNum<[7]>;
35 def R8  : ARMReg< 8, "r8">,  DwarfRegNum<[8]>;
36 def R9  : ARMReg< 9, "r9">,  DwarfRegNum<[9]>;
37 def R10 : ARMReg<10, "r10">, DwarfRegNum<[10]>;
38 def R11 : ARMReg<11, "r11">, DwarfRegNum<[11]>;
39 def R12 : ARMReg<12, "r12">, DwarfRegNum<[12]>;
40 def SP  : ARMReg<13, "sp">,  DwarfRegNum<[13]>;
41 def LR  : ARMReg<14, "lr">,  DwarfRegNum<[14]>;
42 def PC  : ARMReg<15, "pc">,  DwarfRegNum<[15]>;
43
44 // Float registers
45 def S0  : ARMFReg< 0, "s0">;  def S1  : ARMFReg< 1, "s1">;
46 def S2  : ARMFReg< 2, "s2">;  def S3  : ARMFReg< 3, "s3">;
47 def S4  : ARMFReg< 4, "s4">;  def S5  : ARMFReg< 5, "s5">;
48 def S6  : ARMFReg< 6, "s6">;  def S7  : ARMFReg< 7, "s7">;
49 def S8  : ARMFReg< 8, "s8">;  def S9  : ARMFReg< 9, "s9">;
50 def S10 : ARMFReg<10, "s10">; def S11 : ARMFReg<11, "s11">;
51 def S12 : ARMFReg<12, "s12">; def S13 : ARMFReg<13, "s13">;
52 def S14 : ARMFReg<14, "s14">; def S15 : ARMFReg<15, "s15">;
53 def S16 : ARMFReg<16, "s16">; def S17 : ARMFReg<17, "s17">;
54 def S18 : ARMFReg<18, "s18">; def S19 : ARMFReg<19, "s19">;
55 def S20 : ARMFReg<20, "s20">; def S21 : ARMFReg<21, "s21">;
56 def S22 : ARMFReg<22, "s22">; def S23 : ARMFReg<23, "s23">;
57 def S24 : ARMFReg<24, "s24">; def S25 : ARMFReg<25, "s25">;
58 def S26 : ARMFReg<26, "s26">; def S27 : ARMFReg<27, "s27">;
59 def S28 : ARMFReg<28, "s28">; def S29 : ARMFReg<29, "s29">;
60 def S30 : ARMFReg<30, "s30">; def S31 : ARMFReg<31, "s31">;
61 def SDummy : ARMFReg<63, "sINVALID">;
62
63 // Aliases of the F* registers used to hold 64-bit fp values (doubles)
64 def D0  : ARMReg< 0,  "d0", [S0,   S1]>;
65 def D1  : ARMReg< 1,  "d1", [S2,   S3]>;
66 def D2  : ARMReg< 2,  "d2", [S4,   S5]>;
67 def D3  : ARMReg< 3,  "d3", [S6,   S7]>;
68 def D4  : ARMReg< 4,  "d4", [S8,   S9]>;
69 def D5  : ARMReg< 5,  "d5", [S10, S11]>;
70 def D6  : ARMReg< 6,  "d6", [S12, S13]>;
71 def D7  : ARMReg< 7,  "d7", [S14, S15]>;
72 def D8  : ARMReg< 8,  "d8", [S16, S17]>;
73 def D9  : ARMReg< 9,  "d9", [S18, S19]>;
74 def D10 : ARMReg<10, "d10", [S20, S21]>;
75 def D11 : ARMReg<11, "d11", [S22, S23]>;
76 def D12 : ARMReg<12, "d12", [S24, S25]>;
77 def D13 : ARMReg<13, "d13", [S26, S27]>;
78 def D14 : ARMReg<14, "d14", [S28, S29]>;
79 def D15 : ARMReg<15, "d15", [S30, S31]>;
80
81 // VFP3 defines 16 additional double registers
82 def D16 : ARMFReg<16, "d16">; def D17 : ARMFReg<17, "d17">;
83 def D18 : ARMFReg<18, "d18">; def D19 : ARMFReg<19, "d19">;
84 def D20 : ARMFReg<20, "d20">; def D21 : ARMFReg<21, "d21">;
85 def D22 : ARMFReg<22, "d22">; def D23 : ARMFReg<23, "d23">;
86 def D24 : ARMFReg<24, "d24">; def D25 : ARMFReg<25, "d25">;
87 def D26 : ARMFReg<26, "d26">; def D27 : ARMFReg<27, "d27">;
88 def D28 : ARMFReg<28, "d28">; def D29 : ARMFReg<29, "d29">;
89 def D30 : ARMFReg<30, "d30">; def D31 : ARMFReg<31, "d31">;
90
91 // Advanced SIMD (NEON) defines 16 quad-word aliases
92 def Q0  : ARMReg< 0,  "q0", [D0,   D1]>;
93 def Q1  : ARMReg< 1,  "q1", [D2,   D3]>;
94 def Q2  : ARMReg< 2,  "q2", [D4,   D5]>;
95 def Q3  : ARMReg< 3,  "q3", [D6,   D7]>;
96 def Q4  : ARMReg< 4,  "q4", [D8,   D9]>;
97 def Q5  : ARMReg< 5,  "q5", [D10, D11]>;
98 def Q6  : ARMReg< 6,  "q6", [D12, D13]>;
99 def Q7  : ARMReg< 7,  "q7", [D14, D15]>;
100 def Q8  : ARMReg< 8,  "q8", [D16, D17]>;
101 def Q9  : ARMReg< 9,  "q9", [D18, D19]>;
102 def Q10 : ARMReg<10, "q10", [D20, D21]>;
103 def Q11 : ARMReg<11, "q11", [D22, D23]>;
104 def Q12 : ARMReg<12, "q12", [D24, D25]>;
105 def Q13 : ARMReg<13, "q13", [D26, D27]>;
106 def Q14 : ARMReg<14, "q14", [D28, D29]>;
107 def Q15 : ARMReg<15, "q15", [D30, D31]>;
108
109 // Pseudo 256-bit registers to represent pairs of Q registers. These should
110 // never be present in the emitted code.
111 def QQ0 : ARMReg<0, "qq0", [Q0,  Q1]>;
112 def QQ1 : ARMReg<1, "qq1", [Q2,  Q3]>;
113 def QQ2 : ARMReg<2, "qq2", [Q4,  Q5]>;
114 def QQ3 : ARMReg<3, "qq3", [Q6,  Q7]>;
115 def QQ4 : ARMReg<4, "qq4", [Q8,  Q9]>;
116 def QQ5 : ARMReg<5, "qq5", [Q10, Q11]>;
117 def QQ6 : ARMReg<6, "qq6", [Q12, Q13]>;
118 def QQ7 : ARMReg<7, "qq7", [Q14, Q15]>;
119
120 // Current Program Status Register.
121 def CPSR  : ARMReg<0, "cpsr">;
122
123 def FPSCR : ARMReg<1, "fpscr">;
124
125 // Register classes.
126 //
127 // pc  == Program Counter
128 // lr  == Link Register
129 // sp  == Stack Pointer
130 // r12 == ip (scratch)
131 // r7  == Frame Pointer (thumb-style backtraces)
132 // r9  == May be reserved as Thread Register
133 // r11 == Frame Pointer (arm-style backtraces)
134 // r10 == Stack Limit
135 //
136 def GPR : RegisterClass<"ARM", [i32], 32, [R0, R1, R2, R3, R4, R5, R6,
137                                            R7, R8, R9, R10, R11, R12,
138                                            SP, LR, PC]> {
139   let MethodProtos = [{
140     iterator allocation_order_begin(const MachineFunction &MF) const;
141     iterator allocation_order_end(const MachineFunction &MF) const;
142   }];
143   let MethodBodies = [{
144     // FP is R11, R9 is available.
145     static const unsigned ARM_GPR_AO_1[] = {
146       ARM::R0, ARM::R1, ARM::R2, ARM::R3,
147       ARM::R12,ARM::LR,
148       ARM::R4, ARM::R5, ARM::R6, ARM::R7,
149       ARM::R8, ARM::R9, ARM::R10,
150       ARM::R11 };
151     // FP is R11, R9 is not available.
152     static const unsigned ARM_GPR_AO_2[] = {
153       ARM::R0, ARM::R1, ARM::R2, ARM::R3,
154       ARM::R12,ARM::LR,
155       ARM::R4, ARM::R5, ARM::R6, ARM::R7,
156       ARM::R8, ARM::R10,
157       ARM::R11 };
158     // FP is R7, R9 is available as non-callee-saved register.
159     // This is used by Darwin.
160     static const unsigned ARM_GPR_AO_3[] = {
161       ARM::R0, ARM::R1, ARM::R2, ARM::R3,
162       ARM::R9, ARM::R12,ARM::LR,
163       ARM::R4, ARM::R5, ARM::R6,
164       ARM::R8, ARM::R10,ARM::R11,ARM::R7 };
165     // FP is R7, R9 is not available.
166     static const unsigned ARM_GPR_AO_4[] = {
167       ARM::R0, ARM::R1, ARM::R2, ARM::R3,
168       ARM::R12,ARM::LR,
169       ARM::R4, ARM::R5, ARM::R6,
170       ARM::R8, ARM::R10,ARM::R11,
171       ARM::R7 };
172     // FP is R7, R9 is available as callee-saved register.
173     // This is used by non-Darwin platform in Thumb mode.
174     static const unsigned ARM_GPR_AO_5[] = {
175       ARM::R0, ARM::R1, ARM::R2, ARM::R3,
176       ARM::R12,ARM::LR,
177       ARM::R4, ARM::R5, ARM::R6,
178       ARM::R8, ARM::R9, ARM::R10,ARM::R11,ARM::R7 };
179
180     // For Thumb1 mode, we don't want to allocate hi regs at all, as we
181     // don't know how to spill them. If we make our prologue/epilogue code
182     // smarter at some point, we can go back to using the above allocation
183     // orders for the Thumb1 instructions that know how to use hi regs.
184     static const unsigned THUMB_GPR_AO[] = {
185       ARM::R0, ARM::R1, ARM::R2, ARM::R3,
186       ARM::R4, ARM::R5, ARM::R6, ARM::R7 };
187
188     GPRClass::iterator
189     GPRClass::allocation_order_begin(const MachineFunction &MF) const {
190       const TargetMachine &TM = MF.getTarget();
191       const ARMSubtarget &Subtarget = TM.getSubtarget<ARMSubtarget>();
192       if (Subtarget.isThumb1Only())
193         return THUMB_GPR_AO;
194       if (Subtarget.isTargetDarwin()) {
195         if (Subtarget.isR9Reserved())
196           return ARM_GPR_AO_4;
197         else
198           return ARM_GPR_AO_3;
199       } else {
200         if (Subtarget.isR9Reserved())
201           return ARM_GPR_AO_2;
202         else if (Subtarget.isThumb())
203           return ARM_GPR_AO_5;
204         else
205           return ARM_GPR_AO_1;
206       }
207     }
208
209     GPRClass::iterator
210     GPRClass::allocation_order_end(const MachineFunction &MF) const {
211       const TargetMachine &TM = MF.getTarget();
212       const TargetRegisterInfo *RI = TM.getRegisterInfo();
213       const ARMSubtarget &Subtarget = TM.getSubtarget<ARMSubtarget>();
214       GPRClass::iterator I;
215
216       if (Subtarget.isThumb1Only()) {
217         I = THUMB_GPR_AO + (sizeof(THUMB_GPR_AO)/sizeof(unsigned));
218         // Mac OS X requires FP not to be clobbered for backtracing purpose.
219         return (Subtarget.isTargetDarwin() || RI->hasFP(MF)) ? I-1 : I;
220       }
221
222       if (Subtarget.isTargetDarwin()) {
223         if (Subtarget.isR9Reserved())
224           I = ARM_GPR_AO_4 + (sizeof(ARM_GPR_AO_4)/sizeof(unsigned));
225         else
226           I = ARM_GPR_AO_3 + (sizeof(ARM_GPR_AO_3)/sizeof(unsigned));
227       } else {
228         if (Subtarget.isR9Reserved())
229           I = ARM_GPR_AO_2 + (sizeof(ARM_GPR_AO_2)/sizeof(unsigned));
230         else if (Subtarget.isThumb())
231           I = ARM_GPR_AO_5 + (sizeof(ARM_GPR_AO_5)/sizeof(unsigned));
232         else
233           I = ARM_GPR_AO_1 + (sizeof(ARM_GPR_AO_1)/sizeof(unsigned));
234       }
235
236       // Mac OS X requires FP not to be clobbered for backtracing purpose.
237       return (Subtarget.isTargetDarwin() || RI->hasFP(MF)) ? I-1 : I;
238     }
239   }];
240 }
241
242 // Thumb registers are R0-R7 normally. Some instructions can still use
243 // the general GPR register class above (MOV, e.g.)
244 def tGPR : RegisterClass<"ARM", [i32], 32, [R0, R1, R2, R3, R4, R5, R6, R7]> {
245   let MethodProtos = [{
246     iterator allocation_order_begin(const MachineFunction &MF) const;
247     iterator allocation_order_end(const MachineFunction &MF) const;
248   }];
249   let MethodBodies = [{
250     static const unsigned THUMB_tGPR_AO[] = {
251       ARM::R0, ARM::R1, ARM::R2, ARM::R3,
252       ARM::R4, ARM::R5, ARM::R6, ARM::R7 };
253
254     // FP is R7, only low registers available.
255     tGPRClass::iterator
256     tGPRClass::allocation_order_begin(const MachineFunction &MF) const {
257       return THUMB_tGPR_AO;
258     }
259
260     tGPRClass::iterator
261     tGPRClass::allocation_order_end(const MachineFunction &MF) const {
262       const TargetMachine &TM = MF.getTarget();
263       const TargetRegisterInfo *RI = TM.getRegisterInfo();
264       const ARMSubtarget &Subtarget = TM.getSubtarget<ARMSubtarget>();
265       tGPRClass::iterator I =
266         THUMB_tGPR_AO + (sizeof(THUMB_tGPR_AO)/sizeof(unsigned));
267       // Mac OS X requires FP not to be clobbered for backtracing purpose.
268       return (Subtarget.isTargetDarwin() || RI->hasFP(MF)) ? I-1 : I;
269     }
270   }];
271 }
272
273 // Scalar single precision floating point register class..
274 def SPR : RegisterClass<"ARM", [f32], 32, [S0, S1, S2, S3, S4, S5, S6, S7, S8,
275   S9, S10, S11, S12, S13, S14, S15, S16, S17, S18, S19, S20, S21, S22,
276   S23, S24, S25, S26, S27, S28, S29, S30, S31]>;
277
278 // Subset of SPR which can be used as a source of NEON scalars for 16-bit
279 // operations
280 def SPR_8 : RegisterClass<"ARM", [f32], 32,
281                           [S0, S1,  S2,  S3,  S4,  S5,  S6,  S7,
282                            S8, S9, S10, S11, S12, S13, S14, S15]>;
283
284 // Dummy f32 regclass to represent impossible subreg indices.
285 def SPR_INVALID : RegisterClass<"ARM", [f32], 32, [SDummy]> {
286   let CopyCost = -1;
287 }
288
289 // Scalar double precision floating point / generic 64-bit vector register
290 // class.
291 // ARM requires only word alignment for double. It's more performant if it
292 // is double-word alignment though.
293 def DPR : RegisterClass<"ARM", [f64, v8i8, v4i16, v2i32, v1i64, v2f32], 64,
294                         [D0,  D1,  D2,  D3,  D4,  D5,  D6,  D7,
295                          D8,  D9,  D10, D11, D12, D13, D14, D15,
296                          D16, D17, D18, D19, D20, D21, D22, D23,
297                          D24, D25, D26, D27, D28, D29, D30, D31]> {
298   let SubRegClassList = [SPR_INVALID, SPR_INVALID];
299   let MethodProtos = [{
300     iterator allocation_order_begin(const MachineFunction &MF) const;
301     iterator allocation_order_end(const MachineFunction &MF) const;
302   }];
303   let MethodBodies = [{
304     // VFP2
305     static const unsigned ARM_DPR_VFP2[] = {
306       ARM::D0,  ARM::D1,  ARM::D2,  ARM::D3,
307       ARM::D4,  ARM::D5,  ARM::D6,  ARM::D7,
308       ARM::D8,  ARM::D9,  ARM::D10, ARM::D11,
309       ARM::D12, ARM::D13, ARM::D14, ARM::D15 };
310     // VFP3
311     static const unsigned ARM_DPR_VFP3[] = {
312       ARM::D0,  ARM::D1,  ARM::D2,  ARM::D3,
313       ARM::D4,  ARM::D5,  ARM::D6,  ARM::D7,
314       ARM::D8,  ARM::D9,  ARM::D10, ARM::D11,
315       ARM::D12, ARM::D13, ARM::D14, ARM::D15,
316       ARM::D16, ARM::D17, ARM::D18, ARM::D19,
317       ARM::D20, ARM::D21, ARM::D22, ARM::D23,
318       ARM::D24, ARM::D25, ARM::D26, ARM::D27,
319       ARM::D28, ARM::D29, ARM::D30, ARM::D31 };
320     DPRClass::iterator
321     DPRClass::allocation_order_begin(const MachineFunction &MF) const {
322       const TargetMachine &TM = MF.getTarget();
323       const ARMSubtarget &Subtarget = TM.getSubtarget<ARMSubtarget>();
324       if (Subtarget.hasVFP3())
325         return ARM_DPR_VFP3;
326       return ARM_DPR_VFP2;
327     }
328
329     DPRClass::iterator
330     DPRClass::allocation_order_end(const MachineFunction &MF) const {
331       const TargetMachine &TM = MF.getTarget();
332       const ARMSubtarget &Subtarget = TM.getSubtarget<ARMSubtarget>();
333       if (Subtarget.hasVFP3())
334         return ARM_DPR_VFP3 + (sizeof(ARM_DPR_VFP3)/sizeof(unsigned));
335       else
336         return ARM_DPR_VFP2 + (sizeof(ARM_DPR_VFP2)/sizeof(unsigned));
337     }
338   }];
339 }
340
341 // Subset of DPR that are accessible with VFP2 (and so that also have
342 // 32-bit SPR subregs).
343 def DPR_VFP2 : RegisterClass<"ARM", [f64, v8i8, v4i16, v2i32, v1i64, v2f32], 64,
344                              [D0,  D1,  D2,  D3,  D4,  D5,  D6,  D7,
345                               D8,  D9,  D10, D11, D12, D13, D14, D15]> {
346   let SubRegClassList = [SPR, SPR];
347 }
348
349 // Subset of DPR which can be used as a source of NEON scalars for 16-bit
350 // operations
351 def DPR_8 : RegisterClass<"ARM", [f64, v8i8, v4i16, v2i32, v1i64, v2f32], 64,
352                           [D0,  D1,  D2,  D3,  D4,  D5,  D6,  D7]> {
353   let SubRegClassList = [SPR_8, SPR_8];
354 }
355
356 // Generic 128-bit vector register class.
357 def QPR : RegisterClass<"ARM", [v16i8, v8i16, v4i32, v2i64, v4f32, v2f64], 128,
358                         [Q0,  Q1,  Q2,  Q3,  Q4,  Q5,  Q6,  Q7,
359                          Q8,  Q9,  Q10, Q11, Q12, Q13, Q14, Q15]> {
360   let SubRegClassList = [SPR_INVALID, SPR_INVALID, SPR_INVALID, SPR_INVALID,
361                          DPR, DPR];
362 }
363
364 // Subset of QPR that have 32-bit SPR subregs.
365 def QPR_VFP2 : RegisterClass<"ARM", [v16i8, v8i16, v4i32, v2i64, v4f32, v2f64],
366                              128,
367                              [Q0,  Q1,  Q2,  Q3,  Q4,  Q5,  Q6,  Q7]> {
368   let SubRegClassList = [SPR, SPR, SPR, SPR, DPR_VFP2, DPR_VFP2];
369 }
370
371 // Subset of QPR that have DPR_8 and SPR_8 subregs.
372 def QPR_8 : RegisterClass<"ARM", [v16i8, v8i16, v4i32, v2i64, v4f32, v2f64],
373                            128,
374                            [Q0,  Q1,  Q2,  Q3]> {
375   let SubRegClassList = [SPR_8, SPR_8, SPR_8, SPR_8, DPR_8, DPR_8];
376 }
377
378 // Pseudo 256-bit vector register class to model pairs of Q registers.
379 def QQPR : RegisterClass<"ARM", [v4i64],
380                          256,
381                          [QQ0, QQ1, QQ2, QQ3, QQ4, QQ5, QQ6, QQ7]> {
382   let SubRegClassList = [SPR_INVALID, SPR_INVALID, SPR_INVALID, SPR_INVALID,
383                          DPR, DPR, DPR, DPR, QPR, QPR];
384 }
385
386 // Subset of QQPR that have 32-bit SPR subregs.
387 def QQPR_VFP2 : RegisterClass<"ARM", [v4i64],
388                               256,
389                               [QQ0, QQ1, QQ2, QQ3]> {
390   let SubRegClassList = [SPR, SPR, SPR, SPR,
391                          DPR_VFP2, DPR_VFP2, DPR_VFP2, DPR_VFP2,
392                          QPR_VFP2, QPR_VFP2];
393 }
394
395 // Subset of QQPR that have QPR_8, DPR_8, and SPR_8 subregs.
396 def QQPR_8 : RegisterClass<"ARM", [v4i64],
397                            256,
398                            [QQ0, QQ1]> {
399   let SubRegClassList = [SPR_8, SPR_8, SPR_8, SPR_8,
400                          DPR_8, DPR_8, DPR_8, DPR_8,
401                          QPR_8, QPR_8];
402 }
403
404 // Condition code registers.
405 def CCR : RegisterClass<"ARM", [i32], 32, [CPSR]>;
406
407 //===----------------------------------------------------------------------===//
408 // Subregister Set Definitions... now that we have all of the pieces, define the
409 // sub registers for each register.
410 //
411
412 def arm_ssubreg_0 : PatLeaf<(i32 1)>;
413 def arm_ssubreg_1 : PatLeaf<(i32 2)>;
414 def arm_ssubreg_2 : PatLeaf<(i32 3)>;
415 def arm_ssubreg_3 : PatLeaf<(i32 4)>;
416 def arm_dsubreg_0 : PatLeaf<(i32 5)>;
417 def arm_dsubreg_1 : PatLeaf<(i32 6)>;
418 def arm_dsubreg_2 : PatLeaf<(i32 7)>;
419 def arm_dsubreg_3 : PatLeaf<(i32 8)>;
420 def arm_qsubreg_0 : PatLeaf<(i32 9)>;
421 def arm_qsubreg_1 : PatLeaf<(i32 10)>;
422
423 // S sub-registers of D registers.
424 def : SubRegSet<1, [D0,  D1,  D2,  D3,  D4,  D5,  D6,  D7,
425                     D8,  D9,  D10, D11, D12, D13, D14, D15],
426                    [S0,  S2,  S4,  S6,  S8,  S10, S12, S14,
427                     S16, S18, S20, S22, S24, S26, S28, S30]>;
428 def : SubRegSet<2, [D0,  D1,  D2,  D3,  D4,  D5,  D6,  D7,
429                     D8,  D9,  D10, D11, D12, D13, D14, D15],
430                    [S1,  S3,  S5,  S7,  S9,  S11, S13, S15,
431                     S17, S19, S21, S23, S25, S27, S29, S31]>;
432
433 // S sub-registers of Q registers.
434 def : SubRegSet<1, [Q0,  Q1,  Q2,  Q3,  Q4,  Q5,  Q6,  Q7],
435                    [S0,  S4,  S8,  S12, S16, S20, S24, S28]>;
436 def : SubRegSet<2, [Q0,  Q1,  Q2,  Q3,  Q4,  Q5,  Q6,  Q7],
437                    [S1,  S5,  S9,  S13, S17, S21, S25, S29]>;
438 def : SubRegSet<3, [Q0,  Q1,  Q2,  Q3,  Q4,  Q5,  Q6,  Q7],
439                    [S2,  S6,  S10, S14, S18, S22, S26, S30]>;
440 def : SubRegSet<4, [Q0,  Q1,  Q2,  Q3,  Q4,  Q5,  Q6,  Q7],
441                    [S3,  S7,  S11, S15, S19, S23, S27, S31]>;
442
443 // D sub-registers of Q registers.
444 def : SubRegSet<5, [Q0,  Q1,  Q2,  Q3,  Q4,  Q5,  Q6,  Q7,
445                     Q8,  Q9,  Q10, Q11, Q12, Q13, Q14, Q15],
446                    [D0,  D2,  D4,  D6,  D8,  D10, D12, D14,
447                     D16, D18, D20, D22, D24, D26, D28, D30]>;
448 def : SubRegSet<6, [Q0,  Q1,  Q2,  Q3,  Q4,  Q5,  Q6,  Q7,
449                     Q8,  Q9,  Q10, Q11, Q12, Q13, Q14, Q15],
450                    [D1,  D3,  D5,  D7,  D9,  D11, D13, D15,
451                     D17, D19, D21, D23, D25, D27, D29, D31]>;
452
453 // S sub-registers of QQ registers. Note there are no sub-indices
454 // for referencing S4 - S7, S12 - S15, and S20 - S23. It doesn't
455 // look like we need them.
456 def : SubRegSet<1, [QQ0, QQ1, QQ2, QQ3],
457                    [S0,  S8,  S16, S24]>;
458 def : SubRegSet<2, [QQ0, QQ1, QQ2, QQ3],
459                    [S1,  S9,  S17, S25]>;
460 def : SubRegSet<3, [QQ0, QQ1, QQ2, QQ3],
461                    [S2,  S10, S18, S26]>;
462 def : SubRegSet<4, [QQ0, QQ1, QQ2, QQ3],
463                    [S3,  S11, S19, S27]>;
464
465 // D sub-registers of QQ registers.
466 def : SubRegSet<5, [QQ0, QQ1, QQ2, QQ3, QQ4, QQ5, QQ6, QQ7],
467                    [D0,  D4,  D8,  D12, D16, D20, D24, D28]>;
468 def : SubRegSet<6, [QQ0, QQ1, QQ2, QQ3, QQ4, QQ5, QQ6, QQ7],
469                    [D1,  D5,  D9,  D13, D17, D21, D25, D29]>;
470 def : SubRegSet<7, [QQ0, QQ1, QQ2, QQ3, QQ4, QQ5, QQ6, QQ7],
471                    [D2,  D6,  D10, D14, D18, D22, D26, D30]>;
472 def : SubRegSet<8, [QQ0, QQ1, QQ2, QQ3, QQ4, QQ5, QQ6, QQ7],
473                    [D3,  D7,  D11, D15, D19, D23, D27, D31]>;
474
475 // Q sub-registers of QQ registers.
476 def : SubRegSet<9, [QQ0, QQ1, QQ2, QQ3, QQ4, QQ5, QQ6, QQ7],
477                    [Q0,  Q2,  Q4,  Q6,  Q8,  Q10, Q12, Q14]>;
478 def : SubRegSet<10,[QQ0, QQ1, QQ2, QQ3, QQ4, QQ5, QQ6, QQ7],
479                    [Q1,  Q3,  Q5,  Q7,  Q9,  Q11, Q13, Q15]>;