Add support for ARM's Advanced SIMD (NEON) instruction set.
[oota-llvm.git] / lib / Target / ARM / ARMRegisterInfo.td
1 //===- ARMRegisterInfo.td - ARM Register defs -------------------*- C++ -*-===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9
10 //===----------------------------------------------------------------------===//
11 //  Declarations that describe the ARM register file
12 //===----------------------------------------------------------------------===//
13
14 // Registers are identified with 4-bit ID numbers.
15 class ARMReg<bits<4> num, string n, list<Register> subregs = []> : Register<n> {
16   field bits<4> Num;
17   let Namespace = "ARM";
18   let SubRegs = subregs;
19 }
20
21 class ARMFReg<bits<5> num, string n> : Register<n> {
22   field bits<5> Num;
23   let Namespace = "ARM";
24 }
25
26 // Integer registers
27 def R0  : ARMReg< 0, "r0">,  DwarfRegNum<[0]>;
28 def R1  : ARMReg< 1, "r1">,  DwarfRegNum<[1]>;
29 def R2  : ARMReg< 2, "r2">,  DwarfRegNum<[2]>;
30 def R3  : ARMReg< 3, "r3">,  DwarfRegNum<[3]>;
31 def R4  : ARMReg< 4, "r4">,  DwarfRegNum<[4]>;
32 def R5  : ARMReg< 5, "r5">,  DwarfRegNum<[5]>;
33 def R6  : ARMReg< 6, "r6">,  DwarfRegNum<[6]>;
34 def R7  : ARMReg< 7, "r7">,  DwarfRegNum<[7]>;
35 def R8  : ARMReg< 8, "r8">,  DwarfRegNum<[8]>;
36 def R9  : ARMReg< 9, "r9">,  DwarfRegNum<[9]>;
37 def R10 : ARMReg<10, "r10">, DwarfRegNum<[10]>;
38 def R11 : ARMReg<11, "r11">, DwarfRegNum<[11]>;
39 def R12 : ARMReg<12, "r12">, DwarfRegNum<[12]>;
40 def SP  : ARMReg<13, "sp">,  DwarfRegNum<[13]>;
41 def LR  : ARMReg<14, "lr">,  DwarfRegNum<[14]>;
42 def PC  : ARMReg<15, "pc">,  DwarfRegNum<[15]>;
43
44 // Float registers
45 def S0  : ARMFReg< 0, "s0">;  def S1  : ARMFReg< 1, "s1">;
46 def S2  : ARMFReg< 2, "s2">;  def S3  : ARMFReg< 3, "s3">;
47 def S4  : ARMFReg< 4, "s4">;  def S5  : ARMFReg< 5, "s5">;
48 def S6  : ARMFReg< 6, "s6">;  def S7  : ARMFReg< 7, "s7">;
49 def S8  : ARMFReg< 8, "s8">;  def S9  : ARMFReg< 9, "s9">;
50 def S10 : ARMFReg<10, "s10">; def S11 : ARMFReg<11, "s11">;
51 def S12 : ARMFReg<12, "s12">; def S13 : ARMFReg<13, "s13">;
52 def S14 : ARMFReg<14, "s14">; def S15 : ARMFReg<15, "s15">;
53 def S16 : ARMFReg<16, "s16">; def S17 : ARMFReg<17, "s17">;
54 def S18 : ARMFReg<18, "s18">; def S19 : ARMFReg<19, "s19">;
55 def S20 : ARMFReg<20, "s20">; def S21 : ARMFReg<21, "s21">;
56 def S22 : ARMFReg<22, "s22">; def S23 : ARMFReg<23, "s23">;
57 def S24 : ARMFReg<24, "s24">; def S25 : ARMFReg<25, "s25">;
58 def S26 : ARMFReg<26, "s26">; def S27 : ARMFReg<27, "s27">;
59 def S28 : ARMFReg<28, "s28">; def S29 : ARMFReg<29, "s29">;
60 def S30 : ARMFReg<30, "s30">; def S31 : ARMFReg<31, "s31">;
61
62 // Aliases of the F* registers used to hold 64-bit fp values (doubles)
63 def D0  : ARMReg< 0,  "d0", [S0,   S1]>;
64 def D1  : ARMReg< 1,  "d1", [S2,   S3]>; 
65 def D2  : ARMReg< 2,  "d2", [S4,   S5]>;
66 def D3  : ARMReg< 3,  "d3", [S6,   S7]>;
67 def D4  : ARMReg< 4,  "d4", [S8,   S9]>;
68 def D5  : ARMReg< 5,  "d5", [S10, S11]>;
69 def D6  : ARMReg< 6,  "d6", [S12, S13]>;
70 def D7  : ARMReg< 7,  "d7", [S14, S15]>;
71 def D8  : ARMReg< 8,  "d8", [S16, S17]>;
72 def D9  : ARMReg< 9,  "d9", [S18, S19]>;
73 def D10 : ARMReg<10, "d10", [S20, S21]>;
74 def D11 : ARMReg<11, "d11", [S22, S23]>;
75 def D12 : ARMReg<12, "d12", [S24, S25]>;
76 def D13 : ARMReg<13, "d13", [S26, S27]>;
77 def D14 : ARMReg<14, "d14", [S28, S29]>;
78 def D15 : ARMReg<15, "d15", [S30, S31]>;
79
80 // VFP3 defines 16 additional double registers
81 def D16 : ARMFReg<16, "d16">; def D17 : ARMFReg<17, "d16">;
82 def D18 : ARMFReg<18, "d16">; def D19 : ARMFReg<19, "d16">;
83 def D20 : ARMFReg<20, "d16">; def D21 : ARMFReg<21, "d16">;
84 def D22 : ARMFReg<22, "d16">; def D23 : ARMFReg<23, "d16">;
85 def D24 : ARMFReg<24, "d16">; def D25 : ARMFReg<25, "d16">;
86 def D26 : ARMFReg<26, "d16">; def D27 : ARMFReg<27, "d16">;
87 def D28 : ARMFReg<28, "d16">; def D29 : ARMFReg<29, "d16">;
88 def D30 : ARMFReg<30, "d16">; def D31 : ARMFReg<31, "d16">;
89
90 // Advanced SIMD (NEON) defines 16 quad-word aliases
91 def Q0  : ARMReg< 0,  "q0", [D0,   D1]>;
92 def Q1  : ARMReg< 1,  "q1", [D2,   D3]>; 
93 def Q2  : ARMReg< 2,  "q2", [D4,   D5]>;
94 def Q3  : ARMReg< 3,  "q3", [D6,   D7]>;
95 def Q4  : ARMReg< 4,  "q4", [D8,   D9]>;
96 def Q5  : ARMReg< 5,  "q5", [D10, D11]>;
97 def Q6  : ARMReg< 6,  "q6", [D12, D13]>;
98 def Q7  : ARMReg< 7,  "q7", [D14, D15]>;
99 def Q8  : ARMReg< 8,  "q8", [D16, D17]>;
100 def Q9  : ARMReg< 9,  "q9", [D18, D19]>;
101 def Q10 : ARMReg<10, "q10", [D20, D21]>;
102 def Q11 : ARMReg<11, "q11", [D22, D23]>;
103 def Q12 : ARMReg<12, "q12", [D24, D25]>;
104 def Q13 : ARMReg<13, "q13", [D26, D27]>;
105 def Q14 : ARMReg<14, "q14", [D28, D29]>;
106 def Q15 : ARMReg<15, "q15", [D30, D31]>;
107
108 // Current Program Status Register.
109 def CPSR : ARMReg<0, "cpsr">;
110
111 // Register classes.
112 //
113 // pc  == Program Counter
114 // lr  == Link Register
115 // sp  == Stack Pointer
116 // r12 == ip (scratch)
117 // r7  == Frame Pointer (thumb-style backtraces)
118 // r9  == May be reserved as Thread Register
119 // r11 == Frame Pointer (arm-style backtraces)
120 // r10 == Stack Limit
121 //
122 def GPR : RegisterClass<"ARM", [i32], 32, [R0, R1, R2, R3, R4, R5, R6,
123                                            R7, R8, R9, R10, R12, R11,
124                                            LR, SP, PC]> {
125   let MethodProtos = [{
126     iterator allocation_order_begin(const MachineFunction &MF) const;
127     iterator allocation_order_end(const MachineFunction &MF) const;
128   }];
129   // FIXME: We are reserving r12 in case the PEI needs to use it to
130   // generate large stack offset. Make it available once we have register
131   // scavenging. Similarly r3 is reserved in Thumb mode for now.
132   let MethodBodies = [{
133     // FP is R11, R9 is available.
134     static const unsigned ARM_GPR_AO_1[] = {
135       ARM::R0, ARM::R1, ARM::R2, ARM::R3,
136       ARM::R12,ARM::LR,
137       ARM::R4, ARM::R5, ARM::R6, ARM::R7,
138       ARM::R8, ARM::R9, ARM::R10,
139       ARM::R11 };
140     // FP is R11, R9 is not available.
141     static const unsigned ARM_GPR_AO_2[] = {
142       ARM::R0, ARM::R1, ARM::R2, ARM::R3,
143       ARM::R12,ARM::LR,
144       ARM::R4, ARM::R5, ARM::R6, ARM::R7,
145       ARM::R8, ARM::R10,
146       ARM::R11 };
147     // FP is R7, R9 is available as non-callee-saved register.
148     // This is used by Darwin.
149     static const unsigned ARM_GPR_AO_3[] = {
150       ARM::R0, ARM::R1, ARM::R2, ARM::R3,
151       ARM::R9, ARM::R12,ARM::LR,
152       ARM::R4, ARM::R5, ARM::R6,
153       ARM::R8, ARM::R10,ARM::R11,ARM::R7 };
154     // FP is R7, R9 is not available.
155     static const unsigned ARM_GPR_AO_4[] = {
156       ARM::R0, ARM::R1, ARM::R2, ARM::R3,
157       ARM::R12,ARM::LR,
158       ARM::R4, ARM::R5, ARM::R6,
159       ARM::R8, ARM::R10,ARM::R11,
160       ARM::R7 };
161
162     GPRClass::iterator
163     GPRClass::allocation_order_begin(const MachineFunction &MF) const {
164       const TargetMachine &TM = MF.getTarget();
165       const ARMSubtarget &Subtarget = TM.getSubtarget<ARMSubtarget>();
166       if (Subtarget.isTargetDarwin()) {
167         if (Subtarget.isR9Reserved())
168           return ARM_GPR_AO_4;
169         else
170           return ARM_GPR_AO_3;
171       } else {
172         if (Subtarget.isR9Reserved())
173           return ARM_GPR_AO_2;
174         else
175           return ARM_GPR_AO_1;
176       }
177     }
178
179     GPRClass::iterator
180     GPRClass::allocation_order_end(const MachineFunction &MF) const {
181       const TargetMachine &TM = MF.getTarget();
182       const TargetRegisterInfo *RI = TM.getRegisterInfo();
183       const ARMSubtarget &Subtarget = TM.getSubtarget<ARMSubtarget>();
184       GPRClass::iterator I;
185
186       if (Subtarget.isTargetDarwin()) {
187         if (Subtarget.isR9Reserved())
188           I = ARM_GPR_AO_4 + (sizeof(ARM_GPR_AO_4)/sizeof(unsigned));
189         else
190           I = ARM_GPR_AO_3 + (sizeof(ARM_GPR_AO_3)/sizeof(unsigned));
191       } else {
192         if (Subtarget.isR9Reserved())
193           I = ARM_GPR_AO_2 + (sizeof(ARM_GPR_AO_2)/sizeof(unsigned));
194         else
195           I = ARM_GPR_AO_1 + (sizeof(ARM_GPR_AO_1)/sizeof(unsigned));
196       }
197
198       // Mac OS X requires FP not to be clobbered for backtracing purpose.
199       return (Subtarget.isTargetDarwin() || RI->hasFP(MF)) ? I-1 : I;
200     }
201   }];
202 }
203
204 // Thumb registers are R0-R7 normally. Some instructions can still use
205 // the general GPR register class above (MOV, e.g.)
206 def tGPR : RegisterClass<"ARM", [i32], 32, [R0, R1, R2, R3, R4, R5, R6, R7]> {
207   let MethodProtos = [{
208     iterator allocation_order_begin(const MachineFunction &MF) const;
209     iterator allocation_order_end(const MachineFunction &MF) const;
210   }];
211   // FIXME: We are reserving r3 in Thumb mode in case the PEI needs to use it
212   // to generate large stack offset. Make it available once we have register
213   // scavenging.
214   let MethodBodies = [{
215     static const unsigned THUMB_tGPR_AO[] = {
216       ARM::R0, ARM::R1, ARM::R2,
217       ARM::R4, ARM::R5, ARM::R6, ARM::R7 };
218
219     // FP is R7, only low registers available.
220     tGPRClass::iterator
221     tGPRClass::allocation_order_begin(const MachineFunction &MF) const {
222       return THUMB_tGPR_AO;
223     }
224
225     tGPRClass::iterator
226     tGPRClass::allocation_order_end(const MachineFunction &MF) const {
227       const TargetMachine &TM = MF.getTarget();
228       const TargetRegisterInfo *RI = TM.getRegisterInfo();
229       const ARMSubtarget &Subtarget = TM.getSubtarget<ARMSubtarget>();
230       tGPRClass::iterator I =
231         THUMB_tGPR_AO + (sizeof(THUMB_tGPR_AO)/sizeof(unsigned));
232       // Mac OS X requires FP not to be clobbered for backtracing purpose.
233       return (Subtarget.isTargetDarwin() || RI->hasFP(MF)) ? I-1 : I;
234     }
235   }];
236 }
237
238 // Scalar single precision floating point register class..
239 def SPR : RegisterClass<"ARM", [f32], 32, [S0, S1, S2, S3, S4, S5, S6, S7, S8,
240   S9, S10, S11, S12, S13, S14, S15, S16, S17, S18, S19, S20, S21, S22,
241   S23, S24, S25, S26, S27, S28, S29, S30, S31]>;
242
243 // Scalar double precision floating point / generic 64-bit vector register
244 // class.
245 // ARM requires only word alignment for double. It's more performant if it
246 // is double-word alignment though.
247 def DPR : RegisterClass<"ARM", [f64, v8i8, v4i16, v2i32, v1i64, v2f32], 64,
248                         [D0,  D1,  D2,  D3,  D4,  D5,  D6,  D7,
249                          D8,  D9,  D10, D11, D12, D13, D14, D15]> {
250   let SubRegClassList = [SPR, SPR];
251   let MethodProtos = [{
252     iterator allocation_order_begin(const MachineFunction &MF) const;
253     iterator allocation_order_end(const MachineFunction &MF) const;
254   }];
255   let MethodBodies = [{
256     // VFP2
257     static const unsigned ARM_DPR_VFP2[] = { 
258       ARM::D0,  ARM::D1,  ARM::D2,  ARM::D3, 
259       ARM::D4,  ARM::D5,  ARM::D6,  ARM::D7, 
260       ARM::D8,  ARM::D9,  ARM::D10, ARM::D11, 
261       ARM::D12, ARM::D13, ARM::D14, ARM::D15 };
262     // VFP3
263     static const unsigned ARM_DPR_VFP3[] = {
264       ARM::D0,  ARM::D1,  ARM::D2,  ARM::D3, 
265       ARM::D4,  ARM::D5,  ARM::D6,  ARM::D7, 
266       ARM::D8,  ARM::D9,  ARM::D10, ARM::D11, 
267       ARM::D12, ARM::D13, ARM::D14, ARM::D15,
268       ARM::D16, ARM::D17, ARM::D18, ARM::D15,
269       ARM::D20, ARM::D21, ARM::D22, ARM::D23,
270       ARM::D24, ARM::D25, ARM::D26, ARM::D27,
271       ARM::D28, ARM::D29, ARM::D30, ARM::D31 };
272     DPRClass::iterator
273     DPRClass::allocation_order_begin(const MachineFunction &MF) const {
274       const TargetMachine &TM = MF.getTarget();
275       const ARMSubtarget &Subtarget = TM.getSubtarget<ARMSubtarget>();
276       if (Subtarget.hasVFP3())
277         return ARM_DPR_VFP3;
278       return ARM_DPR_VFP2;
279     }
280
281     DPRClass::iterator
282     DPRClass::allocation_order_end(const MachineFunction &MF) const {
283       const TargetMachine &TM = MF.getTarget();
284       const ARMSubtarget &Subtarget = TM.getSubtarget<ARMSubtarget>();
285       if (Subtarget.hasVFP3())
286         return ARM_DPR_VFP3 + (sizeof(ARM_DPR_VFP3)/sizeof(unsigned));
287       else
288         return ARM_DPR_VFP2 + (sizeof(ARM_DPR_VFP2)/sizeof(unsigned));
289     }
290   }];
291 }
292
293 // Generic 128-bit vector register class.
294 def QPR : RegisterClass<"ARM", [v16i8, v8i16, v4i32, v2i64, v4f32, v2f64], 128,
295                         [Q0,  Q1,  Q2,  Q3,  Q4,  Q5,  Q6,  Q7,
296                          Q8,  Q9,  Q10, Q11, Q12, Q13, Q14, Q15]> {
297   let SubRegClassList = [SPR, SPR, SPR, SPR, DPR, DPR];
298 }
299
300 // Condition code registers.
301 def CCR : RegisterClass<"ARM", [i32], 32, [CPSR]>;
302
303 //===----------------------------------------------------------------------===//
304 // Subregister Set Definitions... now that we have all of the pieces, define the
305 // sub registers for each register.
306 //
307
308 def arm_ssubreg_0 : PatLeaf<(i32 1)>;
309 def arm_ssubreg_1 : PatLeaf<(i32 2)>;
310 def arm_ssubreg_2 : PatLeaf<(i32 3)>;
311 def arm_ssubreg_3 : PatLeaf<(i32 4)>;
312 def arm_dsubreg_0 : PatLeaf<(i32 5)>;
313 def arm_dsubreg_1 : PatLeaf<(i32 6)>;
314
315 // S sub-registers of D registers.
316 def : SubRegSet<1, [D0,  D1,  D2,  D3,  D4,  D5,  D6,  D7,
317                     D8,  D9,  D10, D11, D12, D13, D14, D15],
318                    [S0,  S2,  S4,  S6,  S8,  S10, S12, S14,
319                     S16, S18, S20, S22, S24, S26, S28, S30]>;
320 def : SubRegSet<2, [D0,  D1,  D2,  D3,  D4,  D5,  D6,  D7,
321                     D8,  D9,  D10, D11, D12, D13, D14, D15],
322                    [S1,  S3,  S5,  S7,  S9,  S11, S13, S15,
323                     S17, S19, S21, S23, S25, S27, S29, S31]>;
324
325 // S sub-registers of Q registers.
326 def : SubRegSet<1, [Q0,  Q1,  Q2,  Q3,  Q4,  Q5,  Q6,  Q7],
327                    [S0,  S4,  S8,  S12, S16, S20, S24, S28]>;
328 def : SubRegSet<2, [Q0,  Q1,  Q2,  Q3,  Q4,  Q5,  Q6,  Q7],
329                    [S1,  S5,  S9,  S13, S17, S21, S25, S29]>;
330 def : SubRegSet<3, [Q0,  Q1,  Q2,  Q3,  Q4,  Q5,  Q6,  Q7],
331                    [S2,  S6,  S10, S14, S18, S22, S26, S30]>;
332 def : SubRegSet<4, [Q0,  Q1,  Q2,  Q3,  Q4,  Q5,  Q6,  Q7],
333                    [S3,  S7,  S11, S15, S19, S23, S27, S31]>;
334
335 // D sub-registers of Q registers.
336 def : SubRegSet<5, [Q0,  Q1,  Q2,  Q3,  Q4,  Q5,  Q6,  Q7,
337                     Q8,  Q9,  Q10, Q11, Q12, Q13, Q14, Q15],
338                    [D0,  D2,  D4,  D6,  D8,  D10, D12, D14,
339                     D16, D18, D20, D22, D24, D26, D28, D30]>;
340 def : SubRegSet<6, [Q0,  Q1,  Q2,  Q3,  Q4,  Q5,  Q6,  Q7,
341                     Q8,  Q9,  Q10, Q11, Q12, Q13, Q14, Q15],
342                    [D1,  D3,  D5,  D7,  D9,  D11, D13, D15,
343                     D17, D19, D21, D23, D25, D27, D29, D31]>;
344