ARM NEON refactor VST2 w/ writeback instructions.
[oota-llvm.git] / lib / Target / ARM / Disassembler / ARMDisassembler.cpp
1 //===- ARMDisassembler.cpp - Disassembler for ARM/Thumb ISA -----*- C++ -*-===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9
10 #define DEBUG_TYPE "arm-disassembler"
11
12 #include "ARM.h"
13 #include "ARMSubtarget.h"
14 #include "MCTargetDesc/ARMAddressingModes.h"
15 #include "MCTargetDesc/ARMMCExpr.h"
16 #include "MCTargetDesc/ARMBaseInfo.h"
17 #include "llvm/MC/EDInstInfo.h"
18 #include "llvm/MC/MCInst.h"
19 #include "llvm/MC/MCInstrDesc.h"
20 #include "llvm/MC/MCExpr.h"
21 #include "llvm/MC/MCContext.h"
22 #include "llvm/MC/MCDisassembler.h"
23 #include "llvm/Support/Debug.h"
24 #include "llvm/Support/MemoryObject.h"
25 #include "llvm/Support/ErrorHandling.h"
26 #include "llvm/Support/TargetRegistry.h"
27 #include "llvm/Support/raw_ostream.h"
28
29 using namespace llvm;
30
31 typedef MCDisassembler::DecodeStatus DecodeStatus;
32
33 namespace {
34 /// ARMDisassembler - ARM disassembler for all ARM platforms.
35 class ARMDisassembler : public MCDisassembler {
36 public:
37   /// Constructor     - Initializes the disassembler.
38   ///
39   ARMDisassembler(const MCSubtargetInfo &STI) :
40     MCDisassembler(STI) {
41   }
42
43   ~ARMDisassembler() {
44   }
45
46   /// getInstruction - See MCDisassembler.
47   DecodeStatus getInstruction(MCInst &instr,
48                               uint64_t &size,
49                               const MemoryObject &region,
50                               uint64_t address,
51                               raw_ostream &vStream,
52                               raw_ostream &cStream) const;
53
54   /// getEDInfo - See MCDisassembler.
55   EDInstInfo *getEDInfo() const;
56 private:
57 };
58
59 /// ThumbDisassembler - Thumb disassembler for all Thumb platforms.
60 class ThumbDisassembler : public MCDisassembler {
61 public:
62   /// Constructor     - Initializes the disassembler.
63   ///
64   ThumbDisassembler(const MCSubtargetInfo &STI) :
65     MCDisassembler(STI) {
66   }
67
68   ~ThumbDisassembler() {
69   }
70
71   /// getInstruction - See MCDisassembler.
72   DecodeStatus getInstruction(MCInst &instr,
73                               uint64_t &size,
74                               const MemoryObject &region,
75                               uint64_t address,
76                               raw_ostream &vStream,
77                               raw_ostream &cStream) const;
78
79   /// getEDInfo - See MCDisassembler.
80   EDInstInfo *getEDInfo() const;
81 private:
82   mutable std::vector<unsigned> ITBlock;
83   DecodeStatus AddThumbPredicate(MCInst&) const;
84   void UpdateThumbVFPPredicate(MCInst&) const;
85 };
86 }
87
88 static bool Check(DecodeStatus &Out, DecodeStatus In) {
89   switch (In) {
90     case MCDisassembler::Success:
91       // Out stays the same.
92       return true;
93     case MCDisassembler::SoftFail:
94       Out = In;
95       return true;
96     case MCDisassembler::Fail:
97       Out = In;
98       return false;
99   }
100   return false;
101 }
102
103
104 // Forward declare these because the autogenerated code will reference them.
105 // Definitions are further down.
106 static DecodeStatus DecodeGPRRegisterClass(llvm::MCInst &Inst, unsigned RegNo,
107                                    uint64_t Address, const void *Decoder);
108 static DecodeStatus DecodeGPRnopcRegisterClass(llvm::MCInst &Inst,
109                                                unsigned RegNo, uint64_t Address,
110                                                const void *Decoder);
111 static DecodeStatus DecodetGPRRegisterClass(llvm::MCInst &Inst, unsigned RegNo,
112                                    uint64_t Address, const void *Decoder);
113 static DecodeStatus DecodetcGPRRegisterClass(llvm::MCInst &Inst, unsigned RegNo,
114                                    uint64_t Address, const void *Decoder);
115 static DecodeStatus DecoderGPRRegisterClass(llvm::MCInst &Inst, unsigned RegNo,
116                                    uint64_t Address, const void *Decoder);
117 static DecodeStatus DecodeSPRRegisterClass(llvm::MCInst &Inst, unsigned RegNo,
118                                    uint64_t Address, const void *Decoder);
119 static DecodeStatus DecodeDPRRegisterClass(llvm::MCInst &Inst, unsigned RegNo,
120                                    uint64_t Address, const void *Decoder);
121 static DecodeStatus DecodeDPR_8RegisterClass(llvm::MCInst &Inst, unsigned RegNo,
122                                    uint64_t Address, const void *Decoder);
123 static DecodeStatus DecodeDPR_VFP2RegisterClass(llvm::MCInst &Inst,
124                                                 unsigned RegNo,
125                                                 uint64_t Address,
126                                                 const void *Decoder);
127 static DecodeStatus DecodeQPRRegisterClass(llvm::MCInst &Inst, unsigned RegNo,
128                                    uint64_t Address, const void *Decoder);
129
130 static DecodeStatus DecodePredicateOperand(llvm::MCInst &Inst, unsigned Val,
131                                uint64_t Address, const void *Decoder);
132 static DecodeStatus DecodeCCOutOperand(llvm::MCInst &Inst, unsigned Val,
133                                uint64_t Address, const void *Decoder);
134 static DecodeStatus DecodeSOImmOperand(llvm::MCInst &Inst, unsigned Val,
135                                uint64_t Address, const void *Decoder);
136 static DecodeStatus DecodeRegListOperand(llvm::MCInst &Inst, unsigned Val,
137                                uint64_t Address, const void *Decoder);
138 static DecodeStatus DecodeSPRRegListOperand(llvm::MCInst &Inst, unsigned Val,
139                                uint64_t Address, const void *Decoder);
140 static DecodeStatus DecodeDPRRegListOperand(llvm::MCInst &Inst, unsigned Val,
141                                uint64_t Address, const void *Decoder);
142
143 static DecodeStatus DecodeBitfieldMaskOperand(llvm::MCInst &Inst, unsigned Insn,
144                                uint64_t Address, const void *Decoder);
145 static DecodeStatus DecodeCopMemInstruction(llvm::MCInst &Inst, unsigned Insn,
146                                uint64_t Address, const void *Decoder);
147 static DecodeStatus DecodeAddrMode2IdxInstruction(llvm::MCInst &Inst,
148                                                   unsigned Insn,
149                                                   uint64_t Address,
150                                                   const void *Decoder);
151 static DecodeStatus DecodeSORegMemOperand(llvm::MCInst &Inst, unsigned Insn,
152                                uint64_t Address, const void *Decoder);
153 static DecodeStatus DecodeAddrMode3Instruction(llvm::MCInst &Inst,unsigned Insn,
154                                uint64_t Address, const void *Decoder);
155 static DecodeStatus DecodeSORegImmOperand(llvm::MCInst &Inst, unsigned Insn,
156                                uint64_t Address, const void *Decoder);
157 static DecodeStatus DecodeSORegRegOperand(llvm::MCInst &Inst, unsigned Insn,
158                                uint64_t Address, const void *Decoder);
159
160 static DecodeStatus DecodeMemMultipleWritebackInstruction(llvm::MCInst & Inst,
161                                                   unsigned Insn,
162                                                   uint64_t Adddress,
163                                                   const void *Decoder);
164 static DecodeStatus DecodeT2MOVTWInstruction(llvm::MCInst &Inst, unsigned Insn,
165                                uint64_t Address, const void *Decoder);
166 static DecodeStatus DecodeArmMOVTWInstruction(llvm::MCInst &Inst, unsigned Insn,
167                                uint64_t Address, const void *Decoder);
168 static DecodeStatus DecodeSMLAInstruction(llvm::MCInst &Inst, unsigned Insn,
169                                uint64_t Address, const void *Decoder);
170 static DecodeStatus DecodeCPSInstruction(llvm::MCInst &Inst, unsigned Insn,
171                                uint64_t Address, const void *Decoder);
172 static DecodeStatus DecodeT2CPSInstruction(llvm::MCInst &Inst, unsigned Insn,
173                                uint64_t Address, const void *Decoder);
174 static DecodeStatus DecodeAddrModeImm12Operand(llvm::MCInst &Inst, unsigned Val,
175                                uint64_t Address, const void *Decoder);
176 static DecodeStatus DecodeAddrMode5Operand(llvm::MCInst &Inst, unsigned Val,
177                                uint64_t Address, const void *Decoder);
178 static DecodeStatus DecodeAddrMode7Operand(llvm::MCInst &Inst, unsigned Val,
179                                uint64_t Address, const void *Decoder);
180 static DecodeStatus DecodeBranchImmInstruction(llvm::MCInst &Inst,unsigned Insn,
181                                uint64_t Address, const void *Decoder);
182 static DecodeStatus DecodeAddrMode6Operand(llvm::MCInst &Inst, unsigned Val,
183                                uint64_t Address, const void *Decoder);
184 static DecodeStatus DecodeVLDInstruction(llvm::MCInst &Inst, unsigned Val,
185                                uint64_t Address, const void *Decoder);
186 static DecodeStatus DecodeVSTInstruction(llvm::MCInst &Inst, unsigned Val,
187                                uint64_t Address, const void *Decoder);
188 static DecodeStatus DecodeVLD1DupInstruction(llvm::MCInst &Inst, unsigned Val,
189                                uint64_t Address, const void *Decoder);
190 static DecodeStatus DecodeVLD2DupInstruction(llvm::MCInst &Inst, unsigned Val,
191                                uint64_t Address, const void *Decoder);
192 static DecodeStatus DecodeVLD3DupInstruction(llvm::MCInst &Inst, unsigned Val,
193                                uint64_t Address, const void *Decoder);
194 static DecodeStatus DecodeVLD4DupInstruction(llvm::MCInst &Inst, unsigned Val,
195                                uint64_t Address, const void *Decoder);
196 static DecodeStatus DecodeNEONModImmInstruction(llvm::MCInst &Inst,unsigned Val,
197                                uint64_t Address, const void *Decoder);
198 static DecodeStatus DecodeVSHLMaxInstruction(llvm::MCInst &Inst, unsigned Val,
199                                uint64_t Address, const void *Decoder);
200 static DecodeStatus DecodeShiftRight8Imm(llvm::MCInst &Inst, unsigned Val,
201                                uint64_t Address, const void *Decoder);
202 static DecodeStatus DecodeShiftRight16Imm(llvm::MCInst &Inst, unsigned Val,
203                                uint64_t Address, const void *Decoder);
204 static DecodeStatus DecodeShiftRight32Imm(llvm::MCInst &Inst, unsigned Val,
205                                uint64_t Address, const void *Decoder);
206 static DecodeStatus DecodeShiftRight64Imm(llvm::MCInst &Inst, unsigned Val,
207                                uint64_t Address, const void *Decoder);
208 static DecodeStatus DecodeTBLInstruction(llvm::MCInst &Inst, unsigned Insn,
209                                uint64_t Address, const void *Decoder);
210 static DecodeStatus DecodePostIdxReg(llvm::MCInst &Inst, unsigned Insn,
211                                uint64_t Address, const void *Decoder);
212 static DecodeStatus DecodeCoprocessor(llvm::MCInst &Inst, unsigned Insn,
213                                uint64_t Address, const void *Decoder);
214 static DecodeStatus DecodeMemBarrierOption(llvm::MCInst &Inst, unsigned Insn,
215                                uint64_t Address, const void *Decoder);
216 static DecodeStatus DecodeMSRMask(llvm::MCInst &Inst, unsigned Insn,
217                                uint64_t Address, const void *Decoder);
218 static DecodeStatus DecodeDoubleRegLoad(llvm::MCInst &Inst, unsigned Insn,
219                                uint64_t Address, const void *Decoder);
220 static DecodeStatus DecodeDoubleRegStore(llvm::MCInst &Inst, unsigned Insn,
221                                uint64_t Address, const void *Decoder);
222 static DecodeStatus DecodeLDRPreImm(llvm::MCInst &Inst, unsigned Insn,
223                                uint64_t Address, const void *Decoder);
224 static DecodeStatus DecodeLDRPreReg(llvm::MCInst &Inst, unsigned Insn,
225                                uint64_t Address, const void *Decoder);
226 static DecodeStatus DecodeSTRPreImm(llvm::MCInst &Inst, unsigned Insn,
227                                uint64_t Address, const void *Decoder);
228 static DecodeStatus DecodeSTRPreReg(llvm::MCInst &Inst, unsigned Insn,
229                                uint64_t Address, const void *Decoder);
230 static DecodeStatus DecodeVLD1LN(llvm::MCInst &Inst, unsigned Insn,
231                                uint64_t Address, const void *Decoder);
232 static DecodeStatus DecodeVLD2LN(llvm::MCInst &Inst, unsigned Insn,
233                                uint64_t Address, const void *Decoder);
234 static DecodeStatus DecodeVLD3LN(llvm::MCInst &Inst, unsigned Insn,
235                                uint64_t Address, const void *Decoder);
236 static DecodeStatus DecodeVLD4LN(llvm::MCInst &Inst, unsigned Insn,
237                                uint64_t Address, const void *Decoder);
238 static DecodeStatus DecodeVST1LN(llvm::MCInst &Inst, unsigned Insn,
239                                uint64_t Address, const void *Decoder);
240 static DecodeStatus DecodeVST2LN(llvm::MCInst &Inst, unsigned Insn,
241                                uint64_t Address, const void *Decoder);
242 static DecodeStatus DecodeVST3LN(llvm::MCInst &Inst, unsigned Insn,
243                                uint64_t Address, const void *Decoder);
244 static DecodeStatus DecodeVST4LN(llvm::MCInst &Inst, unsigned Insn,
245                                uint64_t Address, const void *Decoder);
246 static DecodeStatus DecodeVMOVSRR(llvm::MCInst &Inst, unsigned Insn,
247                                uint64_t Address, const void *Decoder);
248 static DecodeStatus DecodeVMOVRRS(llvm::MCInst &Inst, unsigned Insn,
249                                uint64_t Address, const void *Decoder);
250 static DecodeStatus DecodeSwap(llvm::MCInst &Inst, unsigned Insn,
251                                uint64_t Address, const void *Decoder);
252 static DecodeStatus DecodeVCVTD(llvm::MCInst &Inst, unsigned Insn,
253                                 uint64_t Address, const void *Decoder);
254 static DecodeStatus DecodeVCVTQ(llvm::MCInst &Inst, unsigned Insn,
255                                 uint64_t Address, const void *Decoder);
256
257
258 static DecodeStatus DecodeThumbAddSpecialReg(llvm::MCInst &Inst, uint16_t Insn,
259                                uint64_t Address, const void *Decoder);
260 static DecodeStatus DecodeThumbBROperand(llvm::MCInst &Inst, unsigned Val,
261                                uint64_t Address, const void *Decoder);
262 static DecodeStatus DecodeT2BROperand(llvm::MCInst &Inst, unsigned Val,
263                                uint64_t Address, const void *Decoder);
264 static DecodeStatus DecodeThumbCmpBROperand(llvm::MCInst &Inst, unsigned Val,
265                                uint64_t Address, const void *Decoder);
266 static DecodeStatus DecodeThumbAddrModeRR(llvm::MCInst &Inst, unsigned Val,
267                                uint64_t Address, const void *Decoder);
268 static DecodeStatus DecodeThumbAddrModeIS(llvm::MCInst &Inst, unsigned Val,
269                                uint64_t Address, const void *Decoder);
270 static DecodeStatus DecodeThumbAddrModePC(llvm::MCInst &Inst, unsigned Val,
271                                uint64_t Address, const void *Decoder);
272 static DecodeStatus DecodeThumbAddrModeSP(llvm::MCInst &Inst, unsigned Val,
273                                uint64_t Address, const void *Decoder);
274 static DecodeStatus DecodeT2AddrModeSOReg(llvm::MCInst &Inst, unsigned Val,
275                                uint64_t Address, const void *Decoder);
276 static DecodeStatus DecodeT2LoadShift(llvm::MCInst &Inst, unsigned Val,
277                                uint64_t Address, const void *Decoder);
278 static DecodeStatus DecodeT2Imm8S4(llvm::MCInst &Inst, unsigned Val,
279                                uint64_t Address, const void *Decoder);
280 static DecodeStatus DecodeT2AddrModeImm8s4(llvm::MCInst &Inst, unsigned Val,
281                                uint64_t Address, const void *Decoder);
282 static DecodeStatus DecodeT2AddrModeImm0_1020s4(llvm::MCInst &Inst,unsigned Val,
283                                uint64_t Address, const void *Decoder);
284 static DecodeStatus DecodeT2Imm8(llvm::MCInst &Inst, unsigned Val,
285                                uint64_t Address, const void *Decoder);
286 static DecodeStatus DecodeT2AddrModeImm8(llvm::MCInst &Inst, unsigned Val,
287                                uint64_t Address, const void *Decoder);
288 static DecodeStatus DecodeThumbAddSPImm(llvm::MCInst &Inst, uint16_t Val,
289                                uint64_t Address, const void *Decoder);
290 static DecodeStatus DecodeThumbAddSPReg(llvm::MCInst &Inst, uint16_t Insn,
291                                 uint64_t Address, const void *Decoder);
292 static DecodeStatus DecodeThumbCPS(llvm::MCInst &Inst, uint16_t Insn,
293                                 uint64_t Address, const void *Decoder);
294 static DecodeStatus DecodeThumbBLXOffset(llvm::MCInst &Inst, unsigned Insn,
295                                 uint64_t Address, const void *Decoder);
296 static DecodeStatus DecodeT2AddrModeImm12(llvm::MCInst &Inst, unsigned Val,
297                                 uint64_t Address, const void *Decoder);
298 static DecodeStatus DecodeThumbTableBranch(llvm::MCInst &Inst, unsigned Val,
299                                 uint64_t Address, const void *Decoder);
300 static DecodeStatus DecodeThumb2BCCInstruction(llvm::MCInst &Inst, unsigned Val,
301                                 uint64_t Address, const void *Decoder);
302 static DecodeStatus DecodeT2SOImm(llvm::MCInst &Inst, unsigned Val,
303                                 uint64_t Address, const void *Decoder);
304 static DecodeStatus DecodeThumbBCCTargetOperand(llvm::MCInst &Inst,unsigned Val,
305                                 uint64_t Address, const void *Decoder);
306 static DecodeStatus DecodeThumbBLTargetOperand(llvm::MCInst &Inst, unsigned Val,
307                                 uint64_t Address, const void *Decoder);
308 static DecodeStatus DecodeIT(llvm::MCInst &Inst, unsigned Val,
309                                 uint64_t Address, const void *Decoder);
310 static DecodeStatus DecodeT2LDRDPreInstruction(llvm::MCInst &Inst,unsigned Insn,
311                                uint64_t Address, const void *Decoder);
312 static DecodeStatus DecodeT2STRDPreInstruction(llvm::MCInst &Inst,unsigned Insn,
313                                uint64_t Address, const void *Decoder);
314 static DecodeStatus DecodeT2Adr(llvm::MCInst &Inst, unsigned Val,
315                                 uint64_t Address, const void *Decoder);
316 static DecodeStatus DecodeT2LdStPre(llvm::MCInst &Inst, unsigned Val,
317                                 uint64_t Address, const void *Decoder);
318 static DecodeStatus DecodeT2ShifterImmOperand(llvm::MCInst &Inst, unsigned Val,
319                                 uint64_t Address, const void *Decoder);
320
321
322
323 #include "ARMGenDisassemblerTables.inc"
324 #include "ARMGenInstrInfo.inc"
325 #include "ARMGenEDInfo.inc"
326
327 static MCDisassembler *createARMDisassembler(const Target &T, const MCSubtargetInfo &STI) {
328   return new ARMDisassembler(STI);
329 }
330
331 static MCDisassembler *createThumbDisassembler(const Target &T, const MCSubtargetInfo &STI) {
332   return new ThumbDisassembler(STI);
333 }
334
335 EDInstInfo *ARMDisassembler::getEDInfo() const {
336   return instInfoARM;
337 }
338
339 EDInstInfo *ThumbDisassembler::getEDInfo() const {
340   return instInfoARM;
341 }
342
343 DecodeStatus ARMDisassembler::getInstruction(MCInst &MI, uint64_t &Size,
344                                              const MemoryObject &Region,
345                                              uint64_t Address,
346                                              raw_ostream &os,
347                                              raw_ostream &cs) const {
348   CommentStream = &cs;
349
350   uint8_t bytes[4];
351
352   assert(!(STI.getFeatureBits() & ARM::ModeThumb) &&
353          "Asked to disassemble an ARM instruction but Subtarget is in Thumb mode!");
354
355   // We want to read exactly 4 bytes of data.
356   if (Region.readBytes(Address, 4, (uint8_t*)bytes, NULL) == -1) {
357     Size = 0;
358     return MCDisassembler::Fail;
359   }
360
361   // Encoded as a small-endian 32-bit word in the stream.
362   uint32_t insn = (bytes[3] << 24) |
363                   (bytes[2] << 16) |
364                   (bytes[1] <<  8) |
365                   (bytes[0] <<  0);
366
367   // Calling the auto-generated decoder function.
368   DecodeStatus result = decodeARMInstruction32(MI, insn, Address, this, STI);
369   if (result != MCDisassembler::Fail) {
370     Size = 4;
371     return result;
372   }
373
374   // VFP and NEON instructions, similarly, are shared between ARM
375   // and Thumb modes.
376   MI.clear();
377   result = decodeVFPInstruction32(MI, insn, Address, this, STI);
378   if (result != MCDisassembler::Fail) {
379     Size = 4;
380     return result;
381   }
382
383   MI.clear();
384   result = decodeNEONDataInstruction32(MI, insn, Address, this, STI);
385   if (result != MCDisassembler::Fail) {
386     Size = 4;
387     // Add a fake predicate operand, because we share these instruction
388     // definitions with Thumb2 where these instructions are predicable.
389     if (!DecodePredicateOperand(MI, 0xE, Address, this))
390       return MCDisassembler::Fail;
391     return result;
392   }
393
394   MI.clear();
395   result = decodeNEONLoadStoreInstruction32(MI, insn, Address, this, STI);
396   if (result != MCDisassembler::Fail) {
397     Size = 4;
398     // Add a fake predicate operand, because we share these instruction
399     // definitions with Thumb2 where these instructions are predicable.
400     if (!DecodePredicateOperand(MI, 0xE, Address, this))
401       return MCDisassembler::Fail;
402     return result;
403   }
404
405   MI.clear();
406   result = decodeNEONDupInstruction32(MI, insn, Address, this, STI);
407   if (result != MCDisassembler::Fail) {
408     Size = 4;
409     // Add a fake predicate operand, because we share these instruction
410     // definitions with Thumb2 where these instructions are predicable.
411     if (!DecodePredicateOperand(MI, 0xE, Address, this))
412       return MCDisassembler::Fail;
413     return result;
414   }
415
416   MI.clear();
417
418   Size = 0;
419   return MCDisassembler::Fail;
420 }
421
422 namespace llvm {
423 extern const MCInstrDesc ARMInsts[];
424 }
425
426 /// tryAddingSymbolicOperand - trys to add a symbolic operand in place of the
427 /// immediate Value in the MCInst.  The immediate Value has had any PC
428 /// adjustment made by the caller.  If the instruction is a branch instruction
429 /// then isBranch is true, else false.  If the getOpInfo() function was set as
430 /// part of the setupForSymbolicDisassembly() call then that function is called
431 /// to get any symbolic information at the Address for this instruction.  If
432 /// that returns non-zero then the symbolic information it returns is used to
433 /// create an MCExpr and that is added as an operand to the MCInst.  If
434 /// getOpInfo() returns zero and isBranch is true then a symbol look up for
435 /// Value is done and if a symbol is found an MCExpr is created with that, else
436 /// an MCExpr with Value is created.  This function returns true if it adds an
437 /// operand to the MCInst and false otherwise.
438 static bool tryAddingSymbolicOperand(uint64_t Address, int32_t Value,
439                                      bool isBranch, uint64_t InstSize,
440                                      MCInst &MI, const void *Decoder) {
441   const MCDisassembler *Dis = static_cast<const MCDisassembler*>(Decoder);
442   LLVMOpInfoCallback getOpInfo = Dis->getLLVMOpInfoCallback();
443   if (!getOpInfo)
444     return false;
445
446   struct LLVMOpInfo1 SymbolicOp;
447   SymbolicOp.Value = Value;
448   void *DisInfo = Dis->getDisInfoBlock();
449   if (!getOpInfo(DisInfo, Address, 0 /* Offset */, InstSize, 1, &SymbolicOp)) {
450     if (isBranch) {
451       LLVMSymbolLookupCallback SymbolLookUp =
452                                             Dis->getLLVMSymbolLookupCallback();
453       if (SymbolLookUp) {
454         uint64_t ReferenceType;
455         ReferenceType = LLVMDisassembler_ReferenceType_In_Branch;
456         const char *ReferenceName;
457         const char *Name = SymbolLookUp(DisInfo, Value, &ReferenceType, Address,
458                                         &ReferenceName);
459         if (Name) {
460           SymbolicOp.AddSymbol.Name = Name;
461           SymbolicOp.AddSymbol.Present = true;
462           SymbolicOp.Value = 0;
463         }
464         else {
465           SymbolicOp.Value = Value;
466         }
467         if(ReferenceType == LLVMDisassembler_ReferenceType_Out_SymbolStub)
468           (*Dis->CommentStream) << "symbol stub for: " << ReferenceName;
469       }
470       else {
471         return false;
472       }
473     }
474     else {
475       return false;
476     }
477   }
478
479   MCContext *Ctx = Dis->getMCContext();
480   const MCExpr *Add = NULL;
481   if (SymbolicOp.AddSymbol.Present) {
482     if (SymbolicOp.AddSymbol.Name) {
483       StringRef Name(SymbolicOp.AddSymbol.Name);
484       MCSymbol *Sym = Ctx->GetOrCreateSymbol(Name);
485       Add = MCSymbolRefExpr::Create(Sym, *Ctx);
486     } else {
487       Add = MCConstantExpr::Create(SymbolicOp.AddSymbol.Value, *Ctx);
488     }
489   }
490
491   const MCExpr *Sub = NULL;
492   if (SymbolicOp.SubtractSymbol.Present) {
493     if (SymbolicOp.SubtractSymbol.Name) {
494       StringRef Name(SymbolicOp.SubtractSymbol.Name);
495       MCSymbol *Sym = Ctx->GetOrCreateSymbol(Name);
496       Sub = MCSymbolRefExpr::Create(Sym, *Ctx);
497     } else {
498       Sub = MCConstantExpr::Create(SymbolicOp.SubtractSymbol.Value, *Ctx);
499     }
500   }
501
502   const MCExpr *Off = NULL;
503   if (SymbolicOp.Value != 0)
504     Off = MCConstantExpr::Create(SymbolicOp.Value, *Ctx);
505
506   const MCExpr *Expr;
507   if (Sub) {
508     const MCExpr *LHS;
509     if (Add)
510       LHS = MCBinaryExpr::CreateSub(Add, Sub, *Ctx);
511     else
512       LHS = MCUnaryExpr::CreateMinus(Sub, *Ctx);
513     if (Off != 0)
514       Expr = MCBinaryExpr::CreateAdd(LHS, Off, *Ctx);
515     else
516       Expr = LHS;
517   } else if (Add) {
518     if (Off != 0)
519       Expr = MCBinaryExpr::CreateAdd(Add, Off, *Ctx);
520     else
521       Expr = Add;
522   } else {
523     if (Off != 0)
524       Expr = Off;
525     else
526       Expr = MCConstantExpr::Create(0, *Ctx);
527   }
528
529   if (SymbolicOp.VariantKind == LLVMDisassembler_VariantKind_ARM_HI16)
530     MI.addOperand(MCOperand::CreateExpr(ARMMCExpr::CreateUpper16(Expr, *Ctx)));
531   else if (SymbolicOp.VariantKind == LLVMDisassembler_VariantKind_ARM_LO16)
532     MI.addOperand(MCOperand::CreateExpr(ARMMCExpr::CreateLower16(Expr, *Ctx)));
533   else if (SymbolicOp.VariantKind == LLVMDisassembler_VariantKind_None)
534     MI.addOperand(MCOperand::CreateExpr(Expr));
535   else
536     assert(0 && "bad SymbolicOp.VariantKind");
537
538   return true;
539 }
540
541 /// tryAddingPcLoadReferenceComment - trys to add a comment as to what is being
542 /// referenced by a load instruction with the base register that is the Pc.
543 /// These can often be values in a literal pool near the Address of the
544 /// instruction.  The Address of the instruction and its immediate Value are
545 /// used as a possible literal pool entry.  The SymbolLookUp call back will
546 /// return the name of a symbol referenced by the the literal pool's entry if
547 /// the referenced address is that of a symbol.  Or it will return a pointer to
548 /// a literal 'C' string if the referenced address of the literal pool's entry
549 /// is an address into a section with 'C' string literals.
550 static void tryAddingPcLoadReferenceComment(uint64_t Address, int Value,
551                                             const void *Decoder) {
552   const MCDisassembler *Dis = static_cast<const MCDisassembler*>(Decoder);
553   LLVMSymbolLookupCallback SymbolLookUp = Dis->getLLVMSymbolLookupCallback();
554   if (SymbolLookUp) {
555     void *DisInfo = Dis->getDisInfoBlock();
556     uint64_t ReferenceType;
557     ReferenceType = LLVMDisassembler_ReferenceType_In_PCrel_Load;
558     const char *ReferenceName;
559     (void)SymbolLookUp(DisInfo, Value, &ReferenceType, Address, &ReferenceName);
560     if(ReferenceType == LLVMDisassembler_ReferenceType_Out_LitPool_SymAddr ||
561        ReferenceType == LLVMDisassembler_ReferenceType_Out_LitPool_CstrAddr)
562       (*Dis->CommentStream) << "literal pool for: " << ReferenceName;
563   }
564 }
565
566 // Thumb1 instructions don't have explicit S bits.  Rather, they
567 // implicitly set CPSR.  Since it's not represented in the encoding, the
568 // auto-generated decoder won't inject the CPSR operand.  We need to fix
569 // that as a post-pass.
570 static void AddThumb1SBit(MCInst &MI, bool InITBlock) {
571   const MCOperandInfo *OpInfo = ARMInsts[MI.getOpcode()].OpInfo;
572   unsigned short NumOps = ARMInsts[MI.getOpcode()].NumOperands;
573   MCInst::iterator I = MI.begin();
574   for (unsigned i = 0; i < NumOps; ++i, ++I) {
575     if (I == MI.end()) break;
576     if (OpInfo[i].isOptionalDef() && OpInfo[i].RegClass == ARM::CCRRegClassID) {
577       if (i > 0 && OpInfo[i-1].isPredicate()) continue;
578       MI.insert(I, MCOperand::CreateReg(InITBlock ? 0 : ARM::CPSR));
579       return;
580     }
581   }
582
583   MI.insert(I, MCOperand::CreateReg(InITBlock ? 0 : ARM::CPSR));
584 }
585
586 // Most Thumb instructions don't have explicit predicates in the
587 // encoding, but rather get their predicates from IT context.  We need
588 // to fix up the predicate operands using this context information as a
589 // post-pass.
590 MCDisassembler::DecodeStatus
591 ThumbDisassembler::AddThumbPredicate(MCInst &MI) const {
592   MCDisassembler::DecodeStatus S = Success;
593
594   // A few instructions actually have predicates encoded in them.  Don't
595   // try to overwrite it if we're seeing one of those.
596   switch (MI.getOpcode()) {
597     case ARM::tBcc:
598     case ARM::t2Bcc:
599     case ARM::tCBZ:
600     case ARM::tCBNZ:
601     case ARM::tCPS:
602     case ARM::t2CPS3p:
603     case ARM::t2CPS2p:
604     case ARM::t2CPS1p:
605     case ARM::tMOVSr:
606     case ARM::tSETEND:
607       // Some instructions (mostly conditional branches) are not
608       // allowed in IT blocks.
609       if (!ITBlock.empty())
610         S = SoftFail;
611       else
612         return Success;
613       break;
614     case ARM::tB:
615     case ARM::t2B:
616     case ARM::t2TBB:
617     case ARM::t2TBH:
618       // Some instructions (mostly unconditional branches) can
619       // only appears at the end of, or outside of, an IT.
620       if (ITBlock.size() > 1)
621         S = SoftFail;
622       break;
623     default:
624       break;
625   }
626
627   // If we're in an IT block, base the predicate on that.  Otherwise,
628   // assume a predicate of AL.
629   unsigned CC;
630   if (!ITBlock.empty()) {
631     CC = ITBlock.back();
632     if (CC == 0xF)
633       CC = ARMCC::AL;
634     ITBlock.pop_back();
635   } else
636     CC = ARMCC::AL;
637
638   const MCOperandInfo *OpInfo = ARMInsts[MI.getOpcode()].OpInfo;
639   unsigned short NumOps = ARMInsts[MI.getOpcode()].NumOperands;
640   MCInst::iterator I = MI.begin();
641   for (unsigned i = 0; i < NumOps; ++i, ++I) {
642     if (I == MI.end()) break;
643     if (OpInfo[i].isPredicate()) {
644       I = MI.insert(I, MCOperand::CreateImm(CC));
645       ++I;
646       if (CC == ARMCC::AL)
647         MI.insert(I, MCOperand::CreateReg(0));
648       else
649         MI.insert(I, MCOperand::CreateReg(ARM::CPSR));
650       return S;
651     }
652   }
653
654   I = MI.insert(I, MCOperand::CreateImm(CC));
655   ++I;
656   if (CC == ARMCC::AL)
657     MI.insert(I, MCOperand::CreateReg(0));
658   else
659     MI.insert(I, MCOperand::CreateReg(ARM::CPSR));
660
661   return S;
662 }
663
664 // Thumb VFP instructions are a special case.  Because we share their
665 // encodings between ARM and Thumb modes, and they are predicable in ARM
666 // mode, the auto-generated decoder will give them an (incorrect)
667 // predicate operand.  We need to rewrite these operands based on the IT
668 // context as a post-pass.
669 void ThumbDisassembler::UpdateThumbVFPPredicate(MCInst &MI) const {
670   unsigned CC;
671   if (!ITBlock.empty()) {
672     CC = ITBlock.back();
673     ITBlock.pop_back();
674   } else
675     CC = ARMCC::AL;
676
677   const MCOperandInfo *OpInfo = ARMInsts[MI.getOpcode()].OpInfo;
678   MCInst::iterator I = MI.begin();
679   unsigned short NumOps = ARMInsts[MI.getOpcode()].NumOperands;
680   for (unsigned i = 0; i < NumOps; ++i, ++I) {
681     if (OpInfo[i].isPredicate() ) {
682       I->setImm(CC);
683       ++I;
684       if (CC == ARMCC::AL)
685         I->setReg(0);
686       else
687         I->setReg(ARM::CPSR);
688       return;
689     }
690   }
691 }
692
693 DecodeStatus ThumbDisassembler::getInstruction(MCInst &MI, uint64_t &Size,
694                                                const MemoryObject &Region,
695                                                uint64_t Address,
696                                                raw_ostream &os,
697                                                raw_ostream &cs) const {
698   CommentStream = &cs;
699
700   uint8_t bytes[4];
701
702   assert((STI.getFeatureBits() & ARM::ModeThumb) &&
703          "Asked to disassemble in Thumb mode but Subtarget is in ARM mode!");
704
705   // We want to read exactly 2 bytes of data.
706   if (Region.readBytes(Address, 2, (uint8_t*)bytes, NULL) == -1) {
707     Size = 0;
708     return MCDisassembler::Fail;
709   }
710
711   uint16_t insn16 = (bytes[1] << 8) | bytes[0];
712   DecodeStatus result = decodeThumbInstruction16(MI, insn16, Address, this, STI);
713   if (result != MCDisassembler::Fail) {
714     Size = 2;
715     Check(result, AddThumbPredicate(MI));
716     return result;
717   }
718
719   MI.clear();
720   result = decodeThumbSBitInstruction16(MI, insn16, Address, this, STI);
721   if (result) {
722     Size = 2;
723     bool InITBlock = !ITBlock.empty();
724     Check(result, AddThumbPredicate(MI));
725     AddThumb1SBit(MI, InITBlock);
726     return result;
727   }
728
729   MI.clear();
730   result = decodeThumb2Instruction16(MI, insn16, Address, this, STI);
731   if (result != MCDisassembler::Fail) {
732     Size = 2;
733
734     // Nested IT blocks are UNPREDICTABLE.  Must be checked before we add
735     // the Thumb predicate.
736     if (MI.getOpcode() == ARM::t2IT && !ITBlock.empty())
737       result = MCDisassembler::SoftFail;
738
739     Check(result, AddThumbPredicate(MI));
740
741     // If we find an IT instruction, we need to parse its condition
742     // code and mask operands so that we can apply them correctly
743     // to the subsequent instructions.
744     if (MI.getOpcode() == ARM::t2IT) {
745
746       // (3 - the number of trailing zeros) is the number of then / else.
747       unsigned firstcond = MI.getOperand(0).getImm();
748       unsigned Mask = MI.getOperand(1).getImm();
749       unsigned CondBit0 = Mask >> 4 & 1;
750       unsigned NumTZ = CountTrailingZeros_32(Mask);
751       assert(NumTZ <= 3 && "Invalid IT mask!");
752       for (unsigned Pos = 3, e = NumTZ; Pos > e; --Pos) {
753         bool T = ((Mask >> Pos) & 1) == CondBit0;
754         if (T)
755           ITBlock.insert(ITBlock.begin(), firstcond);
756         else
757           ITBlock.insert(ITBlock.begin(), firstcond ^ 1);
758       }
759
760       ITBlock.push_back(firstcond);
761     }
762
763     return result;
764   }
765
766   // We want to read exactly 4 bytes of data.
767   if (Region.readBytes(Address, 4, (uint8_t*)bytes, NULL) == -1) {
768     Size = 0;
769     return MCDisassembler::Fail;
770   }
771
772   uint32_t insn32 = (bytes[3] <<  8) |
773                     (bytes[2] <<  0) |
774                     (bytes[1] << 24) |
775                     (bytes[0] << 16);
776   MI.clear();
777   result = decodeThumbInstruction32(MI, insn32, Address, this, STI);
778   if (result != MCDisassembler::Fail) {
779     Size = 4;
780     bool InITBlock = ITBlock.size();
781     Check(result, AddThumbPredicate(MI));
782     AddThumb1SBit(MI, InITBlock);
783     return result;
784   }
785
786   MI.clear();
787   result = decodeThumb2Instruction32(MI, insn32, Address, this, STI);
788   if (result != MCDisassembler::Fail) {
789     Size = 4;
790     Check(result, AddThumbPredicate(MI));
791     return result;
792   }
793
794   MI.clear();
795   result = decodeVFPInstruction32(MI, insn32, Address, this, STI);
796   if (result != MCDisassembler::Fail) {
797     Size = 4;
798     UpdateThumbVFPPredicate(MI);
799     return result;
800   }
801
802   MI.clear();
803   result = decodeNEONDupInstruction32(MI, insn32, Address, this, STI);
804   if (result != MCDisassembler::Fail) {
805     Size = 4;
806     Check(result, AddThumbPredicate(MI));
807     return result;
808   }
809
810   if (fieldFromInstruction32(insn32, 24, 8) == 0xF9) {
811     MI.clear();
812     uint32_t NEONLdStInsn = insn32;
813     NEONLdStInsn &= 0xF0FFFFFF;
814     NEONLdStInsn |= 0x04000000;
815     result = decodeNEONLoadStoreInstruction32(MI, NEONLdStInsn, Address, this, STI);
816     if (result != MCDisassembler::Fail) {
817       Size = 4;
818       Check(result, AddThumbPredicate(MI));
819       return result;
820     }
821   }
822
823   if (fieldFromInstruction32(insn32, 24, 4) == 0xF) {
824     MI.clear();
825     uint32_t NEONDataInsn = insn32;
826     NEONDataInsn &= 0xF0FFFFFF; // Clear bits 27-24
827     NEONDataInsn |= (NEONDataInsn & 0x10000000) >> 4; // Move bit 28 to bit 24
828     NEONDataInsn |= 0x12000000; // Set bits 28 and 25
829     result = decodeNEONDataInstruction32(MI, NEONDataInsn, Address, this, STI);
830     if (result != MCDisassembler::Fail) {
831       Size = 4;
832       Check(result, AddThumbPredicate(MI));
833       return result;
834     }
835   }
836
837   Size = 0;
838   return MCDisassembler::Fail;
839 }
840
841
842 extern "C" void LLVMInitializeARMDisassembler() {
843   TargetRegistry::RegisterMCDisassembler(TheARMTarget,
844                                          createARMDisassembler);
845   TargetRegistry::RegisterMCDisassembler(TheThumbTarget,
846                                          createThumbDisassembler);
847 }
848
849 static const unsigned GPRDecoderTable[] = {
850   ARM::R0, ARM::R1, ARM::R2, ARM::R3,
851   ARM::R4, ARM::R5, ARM::R6, ARM::R7,
852   ARM::R8, ARM::R9, ARM::R10, ARM::R11,
853   ARM::R12, ARM::SP, ARM::LR, ARM::PC
854 };
855
856 static DecodeStatus DecodeGPRRegisterClass(llvm::MCInst &Inst, unsigned RegNo,
857                                    uint64_t Address, const void *Decoder) {
858   if (RegNo > 15)
859     return MCDisassembler::Fail;
860
861   unsigned Register = GPRDecoderTable[RegNo];
862   Inst.addOperand(MCOperand::CreateReg(Register));
863   return MCDisassembler::Success;
864 }
865
866 static DecodeStatus
867 DecodeGPRnopcRegisterClass(llvm::MCInst &Inst, unsigned RegNo,
868                            uint64_t Address, const void *Decoder) {
869   if (RegNo == 15) return MCDisassembler::Fail;
870   return DecodeGPRRegisterClass(Inst, RegNo, Address, Decoder);
871 }
872
873 static DecodeStatus DecodetGPRRegisterClass(llvm::MCInst &Inst, unsigned RegNo,
874                                    uint64_t Address, const void *Decoder) {
875   if (RegNo > 7)
876     return MCDisassembler::Fail;
877   return DecodeGPRRegisterClass(Inst, RegNo, Address, Decoder);
878 }
879
880 static DecodeStatus DecodetcGPRRegisterClass(llvm::MCInst &Inst, unsigned RegNo,
881                                    uint64_t Address, const void *Decoder) {
882   unsigned Register = 0;
883   switch (RegNo) {
884     case 0:
885       Register = ARM::R0;
886       break;
887     case 1:
888       Register = ARM::R1;
889       break;
890     case 2:
891       Register = ARM::R2;
892       break;
893     case 3:
894       Register = ARM::R3;
895       break;
896     case 9:
897       Register = ARM::R9;
898       break;
899     case 12:
900       Register = ARM::R12;
901       break;
902     default:
903       return MCDisassembler::Fail;
904     }
905
906   Inst.addOperand(MCOperand::CreateReg(Register));
907   return MCDisassembler::Success;
908 }
909
910 static DecodeStatus DecoderGPRRegisterClass(llvm::MCInst &Inst, unsigned RegNo,
911                                    uint64_t Address, const void *Decoder) {
912   if (RegNo == 13 || RegNo == 15) return MCDisassembler::Fail;
913   return DecodeGPRRegisterClass(Inst, RegNo, Address, Decoder);
914 }
915
916 static const unsigned SPRDecoderTable[] = {
917      ARM::S0,  ARM::S1,  ARM::S2,  ARM::S3,
918      ARM::S4,  ARM::S5,  ARM::S6,  ARM::S7,
919      ARM::S8,  ARM::S9, ARM::S10, ARM::S11,
920     ARM::S12, ARM::S13, ARM::S14, ARM::S15,
921     ARM::S16, ARM::S17, ARM::S18, ARM::S19,
922     ARM::S20, ARM::S21, ARM::S22, ARM::S23,
923     ARM::S24, ARM::S25, ARM::S26, ARM::S27,
924     ARM::S28, ARM::S29, ARM::S30, ARM::S31
925 };
926
927 static DecodeStatus DecodeSPRRegisterClass(llvm::MCInst &Inst, unsigned RegNo,
928                                    uint64_t Address, const void *Decoder) {
929   if (RegNo > 31)
930     return MCDisassembler::Fail;
931
932   unsigned Register = SPRDecoderTable[RegNo];
933   Inst.addOperand(MCOperand::CreateReg(Register));
934   return MCDisassembler::Success;
935 }
936
937 static const unsigned DPRDecoderTable[] = {
938      ARM::D0,  ARM::D1,  ARM::D2,  ARM::D3,
939      ARM::D4,  ARM::D5,  ARM::D6,  ARM::D7,
940      ARM::D8,  ARM::D9, ARM::D10, ARM::D11,
941     ARM::D12, ARM::D13, ARM::D14, ARM::D15,
942     ARM::D16, ARM::D17, ARM::D18, ARM::D19,
943     ARM::D20, ARM::D21, ARM::D22, ARM::D23,
944     ARM::D24, ARM::D25, ARM::D26, ARM::D27,
945     ARM::D28, ARM::D29, ARM::D30, ARM::D31
946 };
947
948 static DecodeStatus DecodeDPRRegisterClass(llvm::MCInst &Inst, unsigned RegNo,
949                                    uint64_t Address, const void *Decoder) {
950   if (RegNo > 31)
951     return MCDisassembler::Fail;
952
953   unsigned Register = DPRDecoderTable[RegNo];
954   Inst.addOperand(MCOperand::CreateReg(Register));
955   return MCDisassembler::Success;
956 }
957
958 static DecodeStatus DecodeDPR_8RegisterClass(llvm::MCInst &Inst, unsigned RegNo,
959                                    uint64_t Address, const void *Decoder) {
960   if (RegNo > 7)
961     return MCDisassembler::Fail;
962   return DecodeDPRRegisterClass(Inst, RegNo, Address, Decoder);
963 }
964
965 static DecodeStatus
966 DecodeDPR_VFP2RegisterClass(llvm::MCInst &Inst, unsigned RegNo,
967                             uint64_t Address, const void *Decoder) {
968   if (RegNo > 15)
969     return MCDisassembler::Fail;
970   return DecodeDPRRegisterClass(Inst, RegNo, Address, Decoder);
971 }
972
973 static const unsigned QPRDecoderTable[] = {
974      ARM::Q0,  ARM::Q1,  ARM::Q2,  ARM::Q3,
975      ARM::Q4,  ARM::Q5,  ARM::Q6,  ARM::Q7,
976      ARM::Q8,  ARM::Q9, ARM::Q10, ARM::Q11,
977     ARM::Q12, ARM::Q13, ARM::Q14, ARM::Q15
978 };
979
980
981 static DecodeStatus DecodeQPRRegisterClass(llvm::MCInst &Inst, unsigned RegNo,
982                                    uint64_t Address, const void *Decoder) {
983   if (RegNo > 31)
984     return MCDisassembler::Fail;
985   RegNo >>= 1;
986
987   unsigned Register = QPRDecoderTable[RegNo];
988   Inst.addOperand(MCOperand::CreateReg(Register));
989   return MCDisassembler::Success;
990 }
991
992 static DecodeStatus DecodePredicateOperand(llvm::MCInst &Inst, unsigned Val,
993                                uint64_t Address, const void *Decoder) {
994   if (Val == 0xF) return MCDisassembler::Fail;
995   // AL predicate is not allowed on Thumb1 branches.
996   if (Inst.getOpcode() == ARM::tBcc && Val == 0xE)
997     return MCDisassembler::Fail;
998   Inst.addOperand(MCOperand::CreateImm(Val));
999   if (Val == ARMCC::AL) {
1000     Inst.addOperand(MCOperand::CreateReg(0));
1001   } else
1002     Inst.addOperand(MCOperand::CreateReg(ARM::CPSR));
1003   return MCDisassembler::Success;
1004 }
1005
1006 static DecodeStatus DecodeCCOutOperand(llvm::MCInst &Inst, unsigned Val,
1007                                uint64_t Address, const void *Decoder) {
1008   if (Val)
1009     Inst.addOperand(MCOperand::CreateReg(ARM::CPSR));
1010   else
1011     Inst.addOperand(MCOperand::CreateReg(0));
1012   return MCDisassembler::Success;
1013 }
1014
1015 static DecodeStatus DecodeSOImmOperand(llvm::MCInst &Inst, unsigned Val,
1016                                uint64_t Address, const void *Decoder) {
1017   uint32_t imm = Val & 0xFF;
1018   uint32_t rot = (Val & 0xF00) >> 7;
1019   uint32_t rot_imm = (imm >> rot) | (imm << ((32-rot) & 0x1F));
1020   Inst.addOperand(MCOperand::CreateImm(rot_imm));
1021   return MCDisassembler::Success;
1022 }
1023
1024 static DecodeStatus DecodeSORegImmOperand(llvm::MCInst &Inst, unsigned Val,
1025                                uint64_t Address, const void *Decoder) {
1026   DecodeStatus S = MCDisassembler::Success;
1027
1028   unsigned Rm = fieldFromInstruction32(Val, 0, 4);
1029   unsigned type = fieldFromInstruction32(Val, 5, 2);
1030   unsigned imm = fieldFromInstruction32(Val, 7, 5);
1031
1032   // Register-immediate
1033   if (!Check(S, DecodeGPRRegisterClass(Inst, Rm, Address, Decoder)))
1034     return MCDisassembler::Fail;
1035
1036   ARM_AM::ShiftOpc Shift = ARM_AM::lsl;
1037   switch (type) {
1038     case 0:
1039       Shift = ARM_AM::lsl;
1040       break;
1041     case 1:
1042       Shift = ARM_AM::lsr;
1043       break;
1044     case 2:
1045       Shift = ARM_AM::asr;
1046       break;
1047     case 3:
1048       Shift = ARM_AM::ror;
1049       break;
1050   }
1051
1052   if (Shift == ARM_AM::ror && imm == 0)
1053     Shift = ARM_AM::rrx;
1054
1055   unsigned Op = Shift | (imm << 3);
1056   Inst.addOperand(MCOperand::CreateImm(Op));
1057
1058   return S;
1059 }
1060
1061 static DecodeStatus DecodeSORegRegOperand(llvm::MCInst &Inst, unsigned Val,
1062                                uint64_t Address, const void *Decoder) {
1063   DecodeStatus S = MCDisassembler::Success;
1064
1065   unsigned Rm = fieldFromInstruction32(Val, 0, 4);
1066   unsigned type = fieldFromInstruction32(Val, 5, 2);
1067   unsigned Rs = fieldFromInstruction32(Val, 8, 4);
1068
1069   // Register-register
1070   if (!Check(S, DecodeGPRnopcRegisterClass(Inst, Rm, Address, Decoder)))
1071     return MCDisassembler::Fail;
1072   if (!Check(S, DecodeGPRnopcRegisterClass(Inst, Rs, Address, Decoder)))
1073     return MCDisassembler::Fail;
1074
1075   ARM_AM::ShiftOpc Shift = ARM_AM::lsl;
1076   switch (type) {
1077     case 0:
1078       Shift = ARM_AM::lsl;
1079       break;
1080     case 1:
1081       Shift = ARM_AM::lsr;
1082       break;
1083     case 2:
1084       Shift = ARM_AM::asr;
1085       break;
1086     case 3:
1087       Shift = ARM_AM::ror;
1088       break;
1089   }
1090
1091   Inst.addOperand(MCOperand::CreateImm(Shift));
1092
1093   return S;
1094 }
1095
1096 static DecodeStatus DecodeRegListOperand(llvm::MCInst &Inst, unsigned Val,
1097                                  uint64_t Address, const void *Decoder) {
1098   DecodeStatus S = MCDisassembler::Success;
1099
1100   bool writebackLoad = false;
1101   unsigned writebackReg = 0;
1102   switch (Inst.getOpcode()) {
1103     default:
1104       break;
1105     case ARM::LDMIA_UPD:
1106     case ARM::LDMDB_UPD:
1107     case ARM::LDMIB_UPD:
1108     case ARM::LDMDA_UPD:
1109     case ARM::t2LDMIA_UPD:
1110     case ARM::t2LDMDB_UPD:
1111       writebackLoad = true;
1112       writebackReg = Inst.getOperand(0).getReg();
1113       break;
1114   }
1115
1116   // Empty register lists are not allowed.
1117   if (CountPopulation_32(Val) == 0) return MCDisassembler::Fail;
1118   for (unsigned i = 0; i < 16; ++i) {
1119     if (Val & (1 << i)) {
1120       if (!Check(S, DecodeGPRRegisterClass(Inst, i, Address, Decoder)))
1121         return MCDisassembler::Fail;
1122       // Writeback not allowed if Rn is in the target list.
1123       if (writebackLoad && writebackReg == Inst.end()[-1].getReg())
1124         Check(S, MCDisassembler::SoftFail);
1125     }
1126   }
1127
1128   return S;
1129 }
1130
1131 static DecodeStatus DecodeSPRRegListOperand(llvm::MCInst &Inst, unsigned Val,
1132                                  uint64_t Address, const void *Decoder) {
1133   DecodeStatus S = MCDisassembler::Success;
1134
1135   unsigned Vd = fieldFromInstruction32(Val, 8, 4);
1136   unsigned regs = Val & 0xFF;
1137
1138   if (!Check(S, DecodeSPRRegisterClass(Inst, Vd, Address, Decoder)))
1139     return MCDisassembler::Fail;
1140   for (unsigned i = 0; i < (regs - 1); ++i) {
1141     if (!Check(S, DecodeSPRRegisterClass(Inst, ++Vd, Address, Decoder)))
1142       return MCDisassembler::Fail;
1143   }
1144
1145   return S;
1146 }
1147
1148 static DecodeStatus DecodeDPRRegListOperand(llvm::MCInst &Inst, unsigned Val,
1149                                  uint64_t Address, const void *Decoder) {
1150   DecodeStatus S = MCDisassembler::Success;
1151
1152   unsigned Vd = fieldFromInstruction32(Val, 8, 4);
1153   unsigned regs = (Val & 0xFF) / 2;
1154
1155   if (!Check(S, DecodeDPRRegisterClass(Inst, Vd, Address, Decoder)))
1156       return MCDisassembler::Fail;
1157   for (unsigned i = 0; i < (regs - 1); ++i) {
1158     if (!Check(S, DecodeDPRRegisterClass(Inst, ++Vd, Address, Decoder)))
1159       return MCDisassembler::Fail;
1160   }
1161
1162   return S;
1163 }
1164
1165 static DecodeStatus DecodeBitfieldMaskOperand(llvm::MCInst &Inst, unsigned Val,
1166                                       uint64_t Address, const void *Decoder) {
1167   // This operand encodes a mask of contiguous zeros between a specified MSB
1168   // and LSB.  To decode it, we create the mask of all bits MSB-and-lower,
1169   // the mask of all bits LSB-and-lower, and then xor them to create
1170   // the mask of that's all ones on [msb, lsb].  Finally we not it to
1171   // create the final mask.
1172   unsigned msb = fieldFromInstruction32(Val, 5, 5);
1173   unsigned lsb = fieldFromInstruction32(Val, 0, 5);
1174
1175   DecodeStatus S = MCDisassembler::Success;
1176   if (lsb > msb) Check(S, MCDisassembler::SoftFail);
1177
1178   uint32_t msb_mask = 0xFFFFFFFF;
1179   if (msb != 31) msb_mask = (1U << (msb+1)) - 1;
1180   uint32_t lsb_mask = (1U << lsb) - 1;
1181
1182   Inst.addOperand(MCOperand::CreateImm(~(msb_mask ^ lsb_mask)));
1183   return S;
1184 }
1185
1186 static DecodeStatus DecodeCopMemInstruction(llvm::MCInst &Inst, unsigned Insn,
1187                                   uint64_t Address, const void *Decoder) {
1188   DecodeStatus S = MCDisassembler::Success;
1189
1190   unsigned pred = fieldFromInstruction32(Insn, 28, 4);
1191   unsigned CRd = fieldFromInstruction32(Insn, 12, 4);
1192   unsigned coproc = fieldFromInstruction32(Insn, 8, 4);
1193   unsigned imm = fieldFromInstruction32(Insn, 0, 8);
1194   unsigned Rn = fieldFromInstruction32(Insn, 16, 4);
1195   unsigned U = fieldFromInstruction32(Insn, 23, 1);
1196
1197   switch (Inst.getOpcode()) {
1198     case ARM::LDC_OFFSET:
1199     case ARM::LDC_PRE:
1200     case ARM::LDC_POST:
1201     case ARM::LDC_OPTION:
1202     case ARM::LDCL_OFFSET:
1203     case ARM::LDCL_PRE:
1204     case ARM::LDCL_POST:
1205     case ARM::LDCL_OPTION:
1206     case ARM::STC_OFFSET:
1207     case ARM::STC_PRE:
1208     case ARM::STC_POST:
1209     case ARM::STC_OPTION:
1210     case ARM::STCL_OFFSET:
1211     case ARM::STCL_PRE:
1212     case ARM::STCL_POST:
1213     case ARM::STCL_OPTION:
1214     case ARM::t2LDC_OFFSET:
1215     case ARM::t2LDC_PRE:
1216     case ARM::t2LDC_POST:
1217     case ARM::t2LDC_OPTION:
1218     case ARM::t2LDCL_OFFSET:
1219     case ARM::t2LDCL_PRE:
1220     case ARM::t2LDCL_POST:
1221     case ARM::t2LDCL_OPTION:
1222     case ARM::t2STC_OFFSET:
1223     case ARM::t2STC_PRE:
1224     case ARM::t2STC_POST:
1225     case ARM::t2STC_OPTION:
1226     case ARM::t2STCL_OFFSET:
1227     case ARM::t2STCL_PRE:
1228     case ARM::t2STCL_POST:
1229     case ARM::t2STCL_OPTION:
1230       if (coproc == 0xA || coproc == 0xB)
1231         return MCDisassembler::Fail;
1232       break;
1233     default:
1234       break;
1235   }
1236
1237   Inst.addOperand(MCOperand::CreateImm(coproc));
1238   Inst.addOperand(MCOperand::CreateImm(CRd));
1239   if (!Check(S, DecodeGPRRegisterClass(Inst, Rn, Address, Decoder)))
1240     return MCDisassembler::Fail;
1241
1242   switch (Inst.getOpcode()) {
1243     case ARM::t2LDC2_OFFSET:
1244     case ARM::t2LDC2L_OFFSET:
1245     case ARM::t2LDC2_PRE:
1246     case ARM::t2LDC2L_PRE:
1247     case ARM::t2STC2_OFFSET:
1248     case ARM::t2STC2L_OFFSET:
1249     case ARM::t2STC2_PRE:
1250     case ARM::t2STC2L_PRE:
1251     case ARM::LDC2_OFFSET:
1252     case ARM::LDC2L_OFFSET:
1253     case ARM::LDC2_PRE:
1254     case ARM::LDC2L_PRE:
1255     case ARM::STC2_OFFSET:
1256     case ARM::STC2L_OFFSET:
1257     case ARM::STC2_PRE:
1258     case ARM::STC2L_PRE:
1259     case ARM::t2LDC_OFFSET:
1260     case ARM::t2LDCL_OFFSET:
1261     case ARM::t2LDC_PRE:
1262     case ARM::t2LDCL_PRE:
1263     case ARM::t2STC_OFFSET:
1264     case ARM::t2STCL_OFFSET:
1265     case ARM::t2STC_PRE:
1266     case ARM::t2STCL_PRE:
1267     case ARM::LDC_OFFSET:
1268     case ARM::LDCL_OFFSET:
1269     case ARM::LDC_PRE:
1270     case ARM::LDCL_PRE:
1271     case ARM::STC_OFFSET:
1272     case ARM::STCL_OFFSET:
1273     case ARM::STC_PRE:
1274     case ARM::STCL_PRE:
1275       imm = ARM_AM::getAM5Opc(U ? ARM_AM::add : ARM_AM::sub, imm);
1276       Inst.addOperand(MCOperand::CreateImm(imm));
1277       break;
1278     case ARM::t2LDC2_POST:
1279     case ARM::t2LDC2L_POST:
1280     case ARM::t2STC2_POST:
1281     case ARM::t2STC2L_POST:
1282     case ARM::LDC2_POST:
1283     case ARM::LDC2L_POST:
1284     case ARM::STC2_POST:
1285     case ARM::STC2L_POST:
1286     case ARM::t2LDC_POST:
1287     case ARM::t2LDCL_POST:
1288     case ARM::t2STC_POST:
1289     case ARM::t2STCL_POST:
1290     case ARM::LDC_POST:
1291     case ARM::LDCL_POST:
1292     case ARM::STC_POST:
1293     case ARM::STCL_POST:
1294       imm |= U << 8;
1295       // fall through.
1296     default:
1297       // The 'option' variant doesn't encode 'U' in the immediate since
1298       // the immediate is unsigned [0,255].
1299       Inst.addOperand(MCOperand::CreateImm(imm));
1300       break;
1301   }
1302
1303   switch (Inst.getOpcode()) {
1304     case ARM::LDC_OFFSET:
1305     case ARM::LDC_PRE:
1306     case ARM::LDC_POST:
1307     case ARM::LDC_OPTION:
1308     case ARM::LDCL_OFFSET:
1309     case ARM::LDCL_PRE:
1310     case ARM::LDCL_POST:
1311     case ARM::LDCL_OPTION:
1312     case ARM::STC_OFFSET:
1313     case ARM::STC_PRE:
1314     case ARM::STC_POST:
1315     case ARM::STC_OPTION:
1316     case ARM::STCL_OFFSET:
1317     case ARM::STCL_PRE:
1318     case ARM::STCL_POST:
1319     case ARM::STCL_OPTION:
1320       if (!Check(S, DecodePredicateOperand(Inst, pred, Address, Decoder)))
1321         return MCDisassembler::Fail;
1322       break;
1323     default:
1324       break;
1325   }
1326
1327   return S;
1328 }
1329
1330 static DecodeStatus
1331 DecodeAddrMode2IdxInstruction(llvm::MCInst &Inst, unsigned Insn,
1332                               uint64_t Address, const void *Decoder) {
1333   DecodeStatus S = MCDisassembler::Success;
1334
1335   unsigned Rn = fieldFromInstruction32(Insn, 16, 4);
1336   unsigned Rt = fieldFromInstruction32(Insn, 12, 4);
1337   unsigned Rm = fieldFromInstruction32(Insn, 0, 4);
1338   unsigned imm = fieldFromInstruction32(Insn, 0, 12);
1339   unsigned pred = fieldFromInstruction32(Insn, 28, 4);
1340   unsigned reg = fieldFromInstruction32(Insn, 25, 1);
1341   unsigned P = fieldFromInstruction32(Insn, 24, 1);
1342   unsigned W = fieldFromInstruction32(Insn, 21, 1);
1343
1344   // On stores, the writeback operand precedes Rt.
1345   switch (Inst.getOpcode()) {
1346     case ARM::STR_POST_IMM:
1347     case ARM::STR_POST_REG:
1348     case ARM::STRB_POST_IMM:
1349     case ARM::STRB_POST_REG:
1350     case ARM::STRT_POST_REG:
1351     case ARM::STRT_POST_IMM:
1352     case ARM::STRBT_POST_REG:
1353     case ARM::STRBT_POST_IMM:
1354       if (!Check(S, DecodeGPRRegisterClass(Inst, Rn, Address, Decoder)))
1355         return MCDisassembler::Fail;
1356       break;
1357     default:
1358       break;
1359   }
1360
1361   if (!Check(S, DecodeGPRRegisterClass(Inst, Rt, Address, Decoder)))
1362     return MCDisassembler::Fail;
1363
1364   // On loads, the writeback operand comes after Rt.
1365   switch (Inst.getOpcode()) {
1366     case ARM::LDR_POST_IMM:
1367     case ARM::LDR_POST_REG:
1368     case ARM::LDRB_POST_IMM:
1369     case ARM::LDRB_POST_REG:
1370     case ARM::LDRBT_POST_REG:
1371     case ARM::LDRBT_POST_IMM:
1372     case ARM::LDRT_POST_REG:
1373     case ARM::LDRT_POST_IMM:
1374       if (!Check(S, DecodeGPRRegisterClass(Inst, Rn, Address, Decoder)))
1375         return MCDisassembler::Fail;
1376       break;
1377     default:
1378       break;
1379   }
1380
1381   if (!Check(S, DecodeGPRRegisterClass(Inst, Rn, Address, Decoder)))
1382     return MCDisassembler::Fail;
1383
1384   ARM_AM::AddrOpc Op = ARM_AM::add;
1385   if (!fieldFromInstruction32(Insn, 23, 1))
1386     Op = ARM_AM::sub;
1387
1388   bool writeback = (P == 0) || (W == 1);
1389   unsigned idx_mode = 0;
1390   if (P && writeback)
1391     idx_mode = ARMII::IndexModePre;
1392   else if (!P && writeback)
1393     idx_mode = ARMII::IndexModePost;
1394
1395   if (writeback && (Rn == 15 || Rn == Rt))
1396     S = MCDisassembler::SoftFail; // UNPREDICTABLE
1397
1398   if (reg) {
1399     if (!Check(S, DecodeGPRnopcRegisterClass(Inst, Rm, Address, Decoder)))
1400       return MCDisassembler::Fail;
1401     ARM_AM::ShiftOpc Opc = ARM_AM::lsl;
1402     switch( fieldFromInstruction32(Insn, 5, 2)) {
1403       case 0:
1404         Opc = ARM_AM::lsl;
1405         break;
1406       case 1:
1407         Opc = ARM_AM::lsr;
1408         break;
1409       case 2:
1410         Opc = ARM_AM::asr;
1411         break;
1412       case 3:
1413         Opc = ARM_AM::ror;
1414         break;
1415       default:
1416         return MCDisassembler::Fail;
1417     }
1418     unsigned amt = fieldFromInstruction32(Insn, 7, 5);
1419     unsigned imm = ARM_AM::getAM2Opc(Op, amt, Opc, idx_mode);
1420
1421     Inst.addOperand(MCOperand::CreateImm(imm));
1422   } else {
1423     Inst.addOperand(MCOperand::CreateReg(0));
1424     unsigned tmp = ARM_AM::getAM2Opc(Op, imm, ARM_AM::lsl, idx_mode);
1425     Inst.addOperand(MCOperand::CreateImm(tmp));
1426   }
1427
1428   if (!Check(S, DecodePredicateOperand(Inst, pred, Address, Decoder)))
1429     return MCDisassembler::Fail;
1430
1431   return S;
1432 }
1433
1434 static DecodeStatus DecodeSORegMemOperand(llvm::MCInst &Inst, unsigned Val,
1435                                   uint64_t Address, const void *Decoder) {
1436   DecodeStatus S = MCDisassembler::Success;
1437
1438   unsigned Rn = fieldFromInstruction32(Val, 13, 4);
1439   unsigned Rm = fieldFromInstruction32(Val,  0, 4);
1440   unsigned type = fieldFromInstruction32(Val, 5, 2);
1441   unsigned imm = fieldFromInstruction32(Val, 7, 5);
1442   unsigned U = fieldFromInstruction32(Val, 12, 1);
1443
1444   ARM_AM::ShiftOpc ShOp = ARM_AM::lsl;
1445   switch (type) {
1446     case 0:
1447       ShOp = ARM_AM::lsl;
1448       break;
1449     case 1:
1450       ShOp = ARM_AM::lsr;
1451       break;
1452     case 2:
1453       ShOp = ARM_AM::asr;
1454       break;
1455     case 3:
1456       ShOp = ARM_AM::ror;
1457       break;
1458   }
1459
1460   if (!Check(S, DecodeGPRRegisterClass(Inst, Rn, Address, Decoder)))
1461     return MCDisassembler::Fail;
1462   if (!Check(S, DecodeGPRRegisterClass(Inst, Rm, Address, Decoder)))
1463     return MCDisassembler::Fail;
1464   unsigned shift;
1465   if (U)
1466     shift = ARM_AM::getAM2Opc(ARM_AM::add, imm, ShOp);
1467   else
1468     shift = ARM_AM::getAM2Opc(ARM_AM::sub, imm, ShOp);
1469   Inst.addOperand(MCOperand::CreateImm(shift));
1470
1471   return S;
1472 }
1473
1474 static DecodeStatus
1475 DecodeAddrMode3Instruction(llvm::MCInst &Inst, unsigned Insn,
1476                            uint64_t Address, const void *Decoder) {
1477   DecodeStatus S = MCDisassembler::Success;
1478
1479   unsigned Rt = fieldFromInstruction32(Insn, 12, 4);
1480   unsigned Rn = fieldFromInstruction32(Insn, 16, 4);
1481   unsigned Rm = fieldFromInstruction32(Insn, 0, 4);
1482   unsigned type = fieldFromInstruction32(Insn, 22, 1);
1483   unsigned imm = fieldFromInstruction32(Insn, 8, 4);
1484   unsigned U = ((~fieldFromInstruction32(Insn, 23, 1)) & 1) << 8;
1485   unsigned pred = fieldFromInstruction32(Insn, 28, 4);
1486   unsigned W = fieldFromInstruction32(Insn, 21, 1);
1487   unsigned P = fieldFromInstruction32(Insn, 24, 1);
1488
1489   bool writeback = (W == 1) | (P == 0);
1490
1491   // For {LD,ST}RD, Rt must be even, else undefined.
1492   switch (Inst.getOpcode()) {
1493     case ARM::STRD:
1494     case ARM::STRD_PRE:
1495     case ARM::STRD_POST:
1496     case ARM::LDRD:
1497     case ARM::LDRD_PRE:
1498     case ARM::LDRD_POST:
1499       if (Rt & 0x1) return MCDisassembler::Fail;
1500       break;
1501     default:
1502       break;
1503   }
1504
1505   if (writeback) { // Writeback
1506     if (P)
1507       U |= ARMII::IndexModePre << 9;
1508     else
1509       U |= ARMII::IndexModePost << 9;
1510
1511     // On stores, the writeback operand precedes Rt.
1512     switch (Inst.getOpcode()) {
1513     case ARM::STRD:
1514     case ARM::STRD_PRE:
1515     case ARM::STRD_POST:
1516     case ARM::STRH:
1517     case ARM::STRH_PRE:
1518     case ARM::STRH_POST:
1519       if (!Check(S, DecodeGPRRegisterClass(Inst, Rn, Address, Decoder)))
1520         return MCDisassembler::Fail;
1521       break;
1522     default:
1523       break;
1524     }
1525   }
1526
1527   if (!Check(S, DecodeGPRRegisterClass(Inst, Rt, Address, Decoder)))
1528     return MCDisassembler::Fail;
1529   switch (Inst.getOpcode()) {
1530     case ARM::STRD:
1531     case ARM::STRD_PRE:
1532     case ARM::STRD_POST:
1533     case ARM::LDRD:
1534     case ARM::LDRD_PRE:
1535     case ARM::LDRD_POST:
1536       if (!Check(S, DecodeGPRRegisterClass(Inst, Rt+1, Address, Decoder)))
1537         return MCDisassembler::Fail;
1538       break;
1539     default:
1540       break;
1541   }
1542
1543   if (writeback) {
1544     // On loads, the writeback operand comes after Rt.
1545     switch (Inst.getOpcode()) {
1546     case ARM::LDRD:
1547     case ARM::LDRD_PRE:
1548     case ARM::LDRD_POST:
1549     case ARM::LDRH:
1550     case ARM::LDRH_PRE:
1551     case ARM::LDRH_POST:
1552     case ARM::LDRSH:
1553     case ARM::LDRSH_PRE:
1554     case ARM::LDRSH_POST:
1555     case ARM::LDRSB:
1556     case ARM::LDRSB_PRE:
1557     case ARM::LDRSB_POST:
1558     case ARM::LDRHTr:
1559     case ARM::LDRSBTr:
1560       if (!Check(S, DecodeGPRRegisterClass(Inst, Rn, Address, Decoder)))
1561         return MCDisassembler::Fail;
1562       break;
1563     default:
1564       break;
1565     }
1566   }
1567
1568   if (!Check(S, DecodeGPRRegisterClass(Inst, Rn, Address, Decoder)))
1569     return MCDisassembler::Fail;
1570
1571   if (type) {
1572     Inst.addOperand(MCOperand::CreateReg(0));
1573     Inst.addOperand(MCOperand::CreateImm(U | (imm << 4) | Rm));
1574   } else {
1575     if (!Check(S, DecodeGPRRegisterClass(Inst, Rm, Address, Decoder)))
1576     return MCDisassembler::Fail;
1577     Inst.addOperand(MCOperand::CreateImm(U));
1578   }
1579
1580   if (!Check(S, DecodePredicateOperand(Inst, pred, Address, Decoder)))
1581     return MCDisassembler::Fail;
1582
1583   return S;
1584 }
1585
1586 static DecodeStatus DecodeRFEInstruction(llvm::MCInst &Inst, unsigned Insn,
1587                                  uint64_t Address, const void *Decoder) {
1588   DecodeStatus S = MCDisassembler::Success;
1589
1590   unsigned Rn = fieldFromInstruction32(Insn, 16, 4);
1591   unsigned mode = fieldFromInstruction32(Insn, 23, 2);
1592
1593   switch (mode) {
1594     case 0:
1595       mode = ARM_AM::da;
1596       break;
1597     case 1:
1598       mode = ARM_AM::ia;
1599       break;
1600     case 2:
1601       mode = ARM_AM::db;
1602       break;
1603     case 3:
1604       mode = ARM_AM::ib;
1605       break;
1606   }
1607
1608   Inst.addOperand(MCOperand::CreateImm(mode));
1609   if (!Check(S, DecodeGPRRegisterClass(Inst, Rn, Address, Decoder)))
1610     return MCDisassembler::Fail;
1611
1612   return S;
1613 }
1614
1615 static DecodeStatus DecodeMemMultipleWritebackInstruction(llvm::MCInst &Inst,
1616                                   unsigned Insn,
1617                                   uint64_t Address, const void *Decoder) {
1618   DecodeStatus S = MCDisassembler::Success;
1619
1620   unsigned Rn = fieldFromInstruction32(Insn, 16, 4);
1621   unsigned pred = fieldFromInstruction32(Insn, 28, 4);
1622   unsigned reglist = fieldFromInstruction32(Insn, 0, 16);
1623
1624   if (pred == 0xF) {
1625     switch (Inst.getOpcode()) {
1626       case ARM::LDMDA:
1627         Inst.setOpcode(ARM::RFEDA);
1628         break;
1629       case ARM::LDMDA_UPD:
1630         Inst.setOpcode(ARM::RFEDA_UPD);
1631         break;
1632       case ARM::LDMDB:
1633         Inst.setOpcode(ARM::RFEDB);
1634         break;
1635       case ARM::LDMDB_UPD:
1636         Inst.setOpcode(ARM::RFEDB_UPD);
1637         break;
1638       case ARM::LDMIA:
1639         Inst.setOpcode(ARM::RFEIA);
1640         break;
1641       case ARM::LDMIA_UPD:
1642         Inst.setOpcode(ARM::RFEIA_UPD);
1643         break;
1644       case ARM::LDMIB:
1645         Inst.setOpcode(ARM::RFEIB);
1646         break;
1647       case ARM::LDMIB_UPD:
1648         Inst.setOpcode(ARM::RFEIB_UPD);
1649         break;
1650       case ARM::STMDA:
1651         Inst.setOpcode(ARM::SRSDA);
1652         break;
1653       case ARM::STMDA_UPD:
1654         Inst.setOpcode(ARM::SRSDA_UPD);
1655         break;
1656       case ARM::STMDB:
1657         Inst.setOpcode(ARM::SRSDB);
1658         break;
1659       case ARM::STMDB_UPD:
1660         Inst.setOpcode(ARM::SRSDB_UPD);
1661         break;
1662       case ARM::STMIA:
1663         Inst.setOpcode(ARM::SRSIA);
1664         break;
1665       case ARM::STMIA_UPD:
1666         Inst.setOpcode(ARM::SRSIA_UPD);
1667         break;
1668       case ARM::STMIB:
1669         Inst.setOpcode(ARM::SRSIB);
1670         break;
1671       case ARM::STMIB_UPD:
1672         Inst.setOpcode(ARM::SRSIB_UPD);
1673         break;
1674       default:
1675         if (!Check(S, MCDisassembler::Fail)) return MCDisassembler::Fail;
1676     }
1677
1678     // For stores (which become SRS's, the only operand is the mode.
1679     if (fieldFromInstruction32(Insn, 20, 1) == 0) {
1680       Inst.addOperand(
1681           MCOperand::CreateImm(fieldFromInstruction32(Insn, 0, 4)));
1682       return S;
1683     }
1684
1685     return DecodeRFEInstruction(Inst, Insn, Address, Decoder);
1686   }
1687
1688   if (!Check(S, DecodeGPRRegisterClass(Inst, Rn, Address, Decoder)))
1689     return MCDisassembler::Fail;
1690   if (!Check(S, DecodeGPRRegisterClass(Inst, Rn, Address, Decoder)))
1691     return MCDisassembler::Fail; // Tied
1692   if (!Check(S, DecodePredicateOperand(Inst, pred, Address, Decoder)))
1693     return MCDisassembler::Fail;
1694   if (!Check(S, DecodeRegListOperand(Inst, reglist, Address, Decoder)))
1695     return MCDisassembler::Fail;
1696
1697   return S;
1698 }
1699
1700 static DecodeStatus DecodeCPSInstruction(llvm::MCInst &Inst, unsigned Insn,
1701                                  uint64_t Address, const void *Decoder) {
1702   unsigned imod = fieldFromInstruction32(Insn, 18, 2);
1703   unsigned M = fieldFromInstruction32(Insn, 17, 1);
1704   unsigned iflags = fieldFromInstruction32(Insn, 6, 3);
1705   unsigned mode = fieldFromInstruction32(Insn, 0, 5);
1706
1707   DecodeStatus S = MCDisassembler::Success;
1708
1709   // imod == '01' --> UNPREDICTABLE
1710   // NOTE: Even though this is technically UNPREDICTABLE, we choose to
1711   // return failure here.  The '01' imod value is unprintable, so there's
1712   // nothing useful we could do even if we returned UNPREDICTABLE.
1713
1714   if (imod == 1) return MCDisassembler::Fail;
1715
1716   if (imod && M) {
1717     Inst.setOpcode(ARM::CPS3p);
1718     Inst.addOperand(MCOperand::CreateImm(imod));
1719     Inst.addOperand(MCOperand::CreateImm(iflags));
1720     Inst.addOperand(MCOperand::CreateImm(mode));
1721   } else if (imod && !M) {
1722     Inst.setOpcode(ARM::CPS2p);
1723     Inst.addOperand(MCOperand::CreateImm(imod));
1724     Inst.addOperand(MCOperand::CreateImm(iflags));
1725     if (mode) S = MCDisassembler::SoftFail;
1726   } else if (!imod && M) {
1727     Inst.setOpcode(ARM::CPS1p);
1728     Inst.addOperand(MCOperand::CreateImm(mode));
1729     if (iflags) S = MCDisassembler::SoftFail;
1730   } else {
1731     // imod == '00' && M == '0' --> UNPREDICTABLE
1732     Inst.setOpcode(ARM::CPS1p);
1733     Inst.addOperand(MCOperand::CreateImm(mode));
1734     S = MCDisassembler::SoftFail;
1735   }
1736
1737   return S;
1738 }
1739
1740 static DecodeStatus DecodeT2CPSInstruction(llvm::MCInst &Inst, unsigned Insn,
1741                                  uint64_t Address, const void *Decoder) {
1742   unsigned imod = fieldFromInstruction32(Insn, 9, 2);
1743   unsigned M = fieldFromInstruction32(Insn, 8, 1);
1744   unsigned iflags = fieldFromInstruction32(Insn, 5, 3);
1745   unsigned mode = fieldFromInstruction32(Insn, 0, 5);
1746
1747   DecodeStatus S = MCDisassembler::Success;
1748
1749   // imod == '01' --> UNPREDICTABLE
1750   // NOTE: Even though this is technically UNPREDICTABLE, we choose to
1751   // return failure here.  The '01' imod value is unprintable, so there's
1752   // nothing useful we could do even if we returned UNPREDICTABLE.
1753
1754   if (imod == 1) return MCDisassembler::Fail;
1755
1756   if (imod && M) {
1757     Inst.setOpcode(ARM::t2CPS3p);
1758     Inst.addOperand(MCOperand::CreateImm(imod));
1759     Inst.addOperand(MCOperand::CreateImm(iflags));
1760     Inst.addOperand(MCOperand::CreateImm(mode));
1761   } else if (imod && !M) {
1762     Inst.setOpcode(ARM::t2CPS2p);
1763     Inst.addOperand(MCOperand::CreateImm(imod));
1764     Inst.addOperand(MCOperand::CreateImm(iflags));
1765     if (mode) S = MCDisassembler::SoftFail;
1766   } else if (!imod && M) {
1767     Inst.setOpcode(ARM::t2CPS1p);
1768     Inst.addOperand(MCOperand::CreateImm(mode));
1769     if (iflags) S = MCDisassembler::SoftFail;
1770   } else {
1771     // imod == '00' && M == '0' --> UNPREDICTABLE
1772     Inst.setOpcode(ARM::t2CPS1p);
1773     Inst.addOperand(MCOperand::CreateImm(mode));
1774     S = MCDisassembler::SoftFail;
1775   }
1776
1777   return S;
1778 }
1779
1780 static DecodeStatus DecodeT2MOVTWInstruction(llvm::MCInst &Inst, unsigned Insn,
1781                                  uint64_t Address, const void *Decoder) {
1782   DecodeStatus S = MCDisassembler::Success;
1783
1784   unsigned Rd = fieldFromInstruction32(Insn, 8, 4);
1785   unsigned imm = 0;
1786
1787   imm |= (fieldFromInstruction32(Insn, 0, 8) << 0);
1788   imm |= (fieldFromInstruction32(Insn, 12, 3) << 8);
1789   imm |= (fieldFromInstruction32(Insn, 16, 4) << 12);
1790   imm |= (fieldFromInstruction32(Insn, 26, 1) << 11);
1791
1792   if (Inst.getOpcode() == ARM::t2MOVTi16)
1793     if (!Check(S, DecoderGPRRegisterClass(Inst, Rd, Address, Decoder)))
1794       return MCDisassembler::Fail;
1795   if (!Check(S, DecoderGPRRegisterClass(Inst, Rd, Address, Decoder)))
1796     return MCDisassembler::Fail;
1797
1798   if (!tryAddingSymbolicOperand(Address, imm, false, 4, Inst, Decoder))
1799     Inst.addOperand(MCOperand::CreateImm(imm));
1800
1801   return S;
1802 }
1803
1804 static DecodeStatus DecodeArmMOVTWInstruction(llvm::MCInst &Inst, unsigned Insn,
1805                                  uint64_t Address, const void *Decoder) {
1806   DecodeStatus S = MCDisassembler::Success;
1807
1808   unsigned Rd = fieldFromInstruction32(Insn, 12, 4);
1809   unsigned pred = fieldFromInstruction32(Insn, 28, 4);
1810   unsigned imm = 0;
1811
1812   imm |= (fieldFromInstruction32(Insn, 0, 12) << 0);
1813   imm |= (fieldFromInstruction32(Insn, 16, 4) << 12);
1814
1815   if (Inst.getOpcode() == ARM::MOVTi16)
1816     if (!Check(S, DecoderGPRRegisterClass(Inst, Rd, Address, Decoder)))
1817       return MCDisassembler::Fail;
1818   if (!Check(S, DecoderGPRRegisterClass(Inst, Rd, Address, Decoder)))
1819     return MCDisassembler::Fail;
1820
1821   if (!tryAddingSymbolicOperand(Address, imm, false, 4, Inst, Decoder))
1822     Inst.addOperand(MCOperand::CreateImm(imm));
1823
1824   if (!Check(S, DecodePredicateOperand(Inst, pred, Address, Decoder)))
1825     return MCDisassembler::Fail;
1826
1827   return S;
1828 }
1829
1830 static DecodeStatus DecodeSMLAInstruction(llvm::MCInst &Inst, unsigned Insn,
1831                                  uint64_t Address, const void *Decoder) {
1832   DecodeStatus S = MCDisassembler::Success;
1833
1834   unsigned Rd = fieldFromInstruction32(Insn, 16, 4);
1835   unsigned Rn = fieldFromInstruction32(Insn, 0, 4);
1836   unsigned Rm = fieldFromInstruction32(Insn, 8, 4);
1837   unsigned Ra = fieldFromInstruction32(Insn, 12, 4);
1838   unsigned pred = fieldFromInstruction32(Insn, 28, 4);
1839
1840   if (pred == 0xF)
1841     return DecodeCPSInstruction(Inst, Insn, Address, Decoder);
1842
1843   if (!Check(S, DecodeGPRnopcRegisterClass(Inst, Rd, Address, Decoder)))
1844     return MCDisassembler::Fail;
1845   if (!Check(S, DecodeGPRnopcRegisterClass(Inst, Rn, Address, Decoder)))
1846     return MCDisassembler::Fail;
1847   if (!Check(S, DecodeGPRnopcRegisterClass(Inst, Rm, Address, Decoder)))
1848     return MCDisassembler::Fail;
1849   if (!Check(S, DecodeGPRnopcRegisterClass(Inst, Ra, Address, Decoder)))
1850     return MCDisassembler::Fail;
1851
1852   if (!Check(S, DecodePredicateOperand(Inst, pred, Address, Decoder)))
1853     return MCDisassembler::Fail;
1854
1855   return S;
1856 }
1857
1858 static DecodeStatus DecodeAddrModeImm12Operand(llvm::MCInst &Inst, unsigned Val,
1859                            uint64_t Address, const void *Decoder) {
1860   DecodeStatus S = MCDisassembler::Success;
1861
1862   unsigned add = fieldFromInstruction32(Val, 12, 1);
1863   unsigned imm = fieldFromInstruction32(Val, 0, 12);
1864   unsigned Rn = fieldFromInstruction32(Val, 13, 4);
1865
1866   if (!Check(S, DecodeGPRRegisterClass(Inst, Rn, Address, Decoder)))
1867     return MCDisassembler::Fail;
1868
1869   if (!add) imm *= -1;
1870   if (imm == 0 && !add) imm = INT32_MIN;
1871   Inst.addOperand(MCOperand::CreateImm(imm));
1872   if (Rn == 15)
1873     tryAddingPcLoadReferenceComment(Address, Address + imm + 8, Decoder);
1874
1875   return S;
1876 }
1877
1878 static DecodeStatus DecodeAddrMode5Operand(llvm::MCInst &Inst, unsigned Val,
1879                                    uint64_t Address, const void *Decoder) {
1880   DecodeStatus S = MCDisassembler::Success;
1881
1882   unsigned Rn = fieldFromInstruction32(Val, 9, 4);
1883   unsigned U = fieldFromInstruction32(Val, 8, 1);
1884   unsigned imm = fieldFromInstruction32(Val, 0, 8);
1885
1886   if (!Check(S, DecodeGPRRegisterClass(Inst, Rn, Address, Decoder)))
1887     return MCDisassembler::Fail;
1888
1889   if (U)
1890     Inst.addOperand(MCOperand::CreateImm(ARM_AM::getAM5Opc(ARM_AM::add, imm)));
1891   else
1892     Inst.addOperand(MCOperand::CreateImm(ARM_AM::getAM5Opc(ARM_AM::sub, imm)));
1893
1894   return S;
1895 }
1896
1897 static DecodeStatus DecodeAddrMode7Operand(llvm::MCInst &Inst, unsigned Val,
1898                                    uint64_t Address, const void *Decoder) {
1899   return DecodeGPRRegisterClass(Inst, Val, Address, Decoder);
1900 }
1901
1902 static DecodeStatus
1903 DecodeBranchImmInstruction(llvm::MCInst &Inst, unsigned Insn,
1904                            uint64_t Address, const void *Decoder) {
1905   DecodeStatus S = MCDisassembler::Success;
1906
1907   unsigned pred = fieldFromInstruction32(Insn, 28, 4);
1908   unsigned imm = fieldFromInstruction32(Insn, 0, 24) << 2;
1909
1910   if (pred == 0xF) {
1911     Inst.setOpcode(ARM::BLXi);
1912     imm |= fieldFromInstruction32(Insn, 24, 1) << 1;
1913     Inst.addOperand(MCOperand::CreateImm(SignExtend32<26>(imm)));
1914     return S;
1915   }
1916
1917   if (!tryAddingSymbolicOperand(Address, Address + SignExtend32<26>(imm) + 8, true,
1918                                 4, Inst, Decoder))
1919     Inst.addOperand(MCOperand::CreateImm(SignExtend32<26>(imm)));
1920   if (!Check(S, DecodePredicateOperand(Inst, pred, Address, Decoder)))
1921     return MCDisassembler::Fail;
1922
1923   return S;
1924 }
1925
1926
1927 static DecodeStatus DecodeAddrMode6Operand(llvm::MCInst &Inst, unsigned Val,
1928                                    uint64_t Address, const void *Decoder) {
1929   DecodeStatus S = MCDisassembler::Success;
1930
1931   unsigned Rm = fieldFromInstruction32(Val, 0, 4);
1932   unsigned align = fieldFromInstruction32(Val, 4, 2);
1933
1934   if (!Check(S, DecodeGPRRegisterClass(Inst, Rm, Address, Decoder)))
1935     return MCDisassembler::Fail;
1936   if (!align)
1937     Inst.addOperand(MCOperand::CreateImm(0));
1938   else
1939     Inst.addOperand(MCOperand::CreateImm(4 << align));
1940
1941   return S;
1942 }
1943
1944 static DecodeStatus DecodeVLDInstruction(llvm::MCInst &Inst, unsigned Insn,
1945                                    uint64_t Address, const void *Decoder) {
1946   DecodeStatus S = MCDisassembler::Success;
1947
1948   unsigned Rd = fieldFromInstruction32(Insn, 12, 4);
1949   Rd |= fieldFromInstruction32(Insn, 22, 1) << 4;
1950   unsigned wb = fieldFromInstruction32(Insn, 16, 4);
1951   unsigned Rn = fieldFromInstruction32(Insn, 16, 4);
1952   Rn |= fieldFromInstruction32(Insn, 4, 2) << 4;
1953   unsigned Rm = fieldFromInstruction32(Insn, 0, 4);
1954
1955   // First output register
1956   if (!Check(S, DecodeDPRRegisterClass(Inst, Rd, Address, Decoder)))
1957     return MCDisassembler::Fail;
1958
1959   // Second output register
1960   switch (Inst.getOpcode()) {
1961     case ARM::VLD3d8:
1962     case ARM::VLD3d16:
1963     case ARM::VLD3d32:
1964     case ARM::VLD3d8_UPD:
1965     case ARM::VLD3d16_UPD:
1966     case ARM::VLD3d32_UPD:
1967     case ARM::VLD4d8:
1968     case ARM::VLD4d16:
1969     case ARM::VLD4d32:
1970     case ARM::VLD4d8_UPD:
1971     case ARM::VLD4d16_UPD:
1972     case ARM::VLD4d32_UPD:
1973       if (!Check(S, DecodeDPRRegisterClass(Inst, (Rd+1)%32, Address, Decoder)))
1974         return MCDisassembler::Fail;
1975       break;
1976     case ARM::VLD3q8:
1977     case ARM::VLD3q16:
1978     case ARM::VLD3q32:
1979     case ARM::VLD3q8_UPD:
1980     case ARM::VLD3q16_UPD:
1981     case ARM::VLD3q32_UPD:
1982     case ARM::VLD4q8:
1983     case ARM::VLD4q16:
1984     case ARM::VLD4q32:
1985     case ARM::VLD4q8_UPD:
1986     case ARM::VLD4q16_UPD:
1987     case ARM::VLD4q32_UPD:
1988       if (!Check(S, DecodeDPRRegisterClass(Inst, (Rd+2)%32, Address, Decoder)))
1989         return MCDisassembler::Fail;
1990     default:
1991       break;
1992   }
1993
1994   // Third output register
1995   switch(Inst.getOpcode()) {
1996     case ARM::VLD3d8:
1997     case ARM::VLD3d16:
1998     case ARM::VLD3d32:
1999     case ARM::VLD3d8_UPD:
2000     case ARM::VLD3d16_UPD:
2001     case ARM::VLD3d32_UPD:
2002     case ARM::VLD4d8:
2003     case ARM::VLD4d16:
2004     case ARM::VLD4d32:
2005     case ARM::VLD4d8_UPD:
2006     case ARM::VLD4d16_UPD:
2007     case ARM::VLD4d32_UPD:
2008       if (!Check(S, DecodeDPRRegisterClass(Inst, (Rd+2)%32, Address, Decoder)))
2009         return MCDisassembler::Fail;
2010       break;
2011     case ARM::VLD3q8:
2012     case ARM::VLD3q16:
2013     case ARM::VLD3q32:
2014     case ARM::VLD3q8_UPD:
2015     case ARM::VLD3q16_UPD:
2016     case ARM::VLD3q32_UPD:
2017     case ARM::VLD4q8:
2018     case ARM::VLD4q16:
2019     case ARM::VLD4q32:
2020     case ARM::VLD4q8_UPD:
2021     case ARM::VLD4q16_UPD:
2022     case ARM::VLD4q32_UPD:
2023       if (!Check(S, DecodeDPRRegisterClass(Inst, (Rd+4)%32, Address, Decoder)))
2024         return MCDisassembler::Fail;
2025       break;
2026     default:
2027       break;
2028   }
2029
2030   // Fourth output register
2031   switch (Inst.getOpcode()) {
2032     case ARM::VLD4d8:
2033     case ARM::VLD4d16:
2034     case ARM::VLD4d32:
2035     case ARM::VLD4d8_UPD:
2036     case ARM::VLD4d16_UPD:
2037     case ARM::VLD4d32_UPD:
2038       if (!Check(S, DecodeDPRRegisterClass(Inst, (Rd+3)%32, Address, Decoder)))
2039         return MCDisassembler::Fail;
2040       break;
2041     case ARM::VLD4q8:
2042     case ARM::VLD4q16:
2043     case ARM::VLD4q32:
2044     case ARM::VLD4q8_UPD:
2045     case ARM::VLD4q16_UPD:
2046     case ARM::VLD4q32_UPD:
2047       if (!Check(S, DecodeDPRRegisterClass(Inst, (Rd+6)%32, Address, Decoder)))
2048         return MCDisassembler::Fail;
2049       break;
2050     default:
2051       break;
2052   }
2053
2054   // Writeback operand
2055   switch (Inst.getOpcode()) {
2056     case ARM::VLD1d8wb_fixed:
2057     case ARM::VLD1d16wb_fixed:
2058     case ARM::VLD1d32wb_fixed:
2059     case ARM::VLD1d64wb_fixed:
2060     case ARM::VLD1d8wb_register:
2061     case ARM::VLD1d16wb_register:
2062     case ARM::VLD1d32wb_register:
2063     case ARM::VLD1d64wb_register:
2064     case ARM::VLD1q8wb_fixed:
2065     case ARM::VLD1q16wb_fixed:
2066     case ARM::VLD1q32wb_fixed:
2067     case ARM::VLD1q64wb_fixed:
2068     case ARM::VLD1q8wb_register:
2069     case ARM::VLD1q16wb_register:
2070     case ARM::VLD1q32wb_register:
2071     case ARM::VLD1q64wb_register:
2072     case ARM::VLD1d8Twb_fixed:
2073     case ARM::VLD1d8Twb_register:
2074     case ARM::VLD1d16Twb_fixed:
2075     case ARM::VLD1d16Twb_register:
2076     case ARM::VLD1d32Twb_fixed:
2077     case ARM::VLD1d32Twb_register:
2078     case ARM::VLD1d64Twb_fixed:
2079     case ARM::VLD1d64Twb_register:
2080     case ARM::VLD1d8Qwb_fixed:
2081     case ARM::VLD1d8Qwb_register:
2082     case ARM::VLD1d16Qwb_fixed:
2083     case ARM::VLD1d16Qwb_register:
2084     case ARM::VLD1d32Qwb_fixed:
2085     case ARM::VLD1d32Qwb_register:
2086     case ARM::VLD1d64Qwb_fixed:
2087     case ARM::VLD1d64Qwb_register:
2088     case ARM::VLD2d8wb_fixed:
2089     case ARM::VLD2d16wb_fixed:
2090     case ARM::VLD2d32wb_fixed:
2091     case ARM::VLD2q8wb_fixed:
2092     case ARM::VLD2q16wb_fixed:
2093     case ARM::VLD2q32wb_fixed:
2094     case ARM::VLD2d8wb_register:
2095     case ARM::VLD2d16wb_register:
2096     case ARM::VLD2d32wb_register:
2097     case ARM::VLD2q8wb_register:
2098     case ARM::VLD2q16wb_register:
2099     case ARM::VLD2q32wb_register:
2100     case ARM::VLD2b8wb_fixed:
2101     case ARM::VLD2b16wb_fixed:
2102     case ARM::VLD2b32wb_fixed:
2103     case ARM::VLD2b8wb_register:
2104     case ARM::VLD2b16wb_register:
2105     case ARM::VLD2b32wb_register:
2106     case ARM::VLD3d8_UPD:
2107     case ARM::VLD3d16_UPD:
2108     case ARM::VLD3d32_UPD:
2109     case ARM::VLD3q8_UPD:
2110     case ARM::VLD3q16_UPD:
2111     case ARM::VLD3q32_UPD:
2112     case ARM::VLD4d8_UPD:
2113     case ARM::VLD4d16_UPD:
2114     case ARM::VLD4d32_UPD:
2115     case ARM::VLD4q8_UPD:
2116     case ARM::VLD4q16_UPD:
2117     case ARM::VLD4q32_UPD:
2118       if (!Check(S, DecodeGPRRegisterClass(Inst, wb, Address, Decoder)))
2119         return MCDisassembler::Fail;
2120       break;
2121     default:
2122       break;
2123   }
2124
2125   // AddrMode6 Base (register+alignment)
2126   if (!Check(S, DecodeAddrMode6Operand(Inst, Rn, Address, Decoder)))
2127     return MCDisassembler::Fail;
2128
2129   // AddrMode6 Offset (register)
2130   switch (Inst.getOpcode()) {
2131   default:
2132     // The below have been updated to have explicit am6offset split
2133     // between fixed and register offset. For those instructions not
2134     // yet updated, we need to add an additional reg0 operand for the
2135     // fixed variant.
2136     //
2137     // The fixed offset encodes as Rm == 0xd, so we check for that.
2138     if (Rm == 0xd) {
2139       Inst.addOperand(MCOperand::CreateReg(0));
2140       break;
2141     }
2142     // Fall through to handle the register offset variant.
2143   case ARM::VLD1d8wb_fixed:
2144   case ARM::VLD1d16wb_fixed:
2145   case ARM::VLD1d32wb_fixed:
2146   case ARM::VLD1d64wb_fixed:
2147   case ARM::VLD1d8Twb_fixed:
2148   case ARM::VLD1d16Twb_fixed:
2149   case ARM::VLD1d32Twb_fixed:
2150   case ARM::VLD1d64Twb_fixed:
2151   case ARM::VLD1d8Qwb_fixed:
2152   case ARM::VLD1d16Qwb_fixed:
2153   case ARM::VLD1d32Qwb_fixed:
2154   case ARM::VLD1d64Qwb_fixed:
2155   case ARM::VLD1d8wb_register:
2156   case ARM::VLD1d16wb_register:
2157   case ARM::VLD1d32wb_register:
2158   case ARM::VLD1d64wb_register:
2159   case ARM::VLD1q8wb_fixed:
2160   case ARM::VLD1q16wb_fixed:
2161   case ARM::VLD1q32wb_fixed:
2162   case ARM::VLD1q64wb_fixed:
2163   case ARM::VLD1q8wb_register:
2164   case ARM::VLD1q16wb_register:
2165   case ARM::VLD1q32wb_register:
2166   case ARM::VLD1q64wb_register:
2167     // The fixed offset post-increment encodes Rm == 0xd. The no-writeback
2168     // variant encodes Rm == 0xf. Anything else is a register offset post-
2169     // increment and we need to add the register operand to the instruction.
2170     if (Rm != 0xD && Rm != 0xF &&
2171         !Check(S, DecodeGPRRegisterClass(Inst, Rm, Address, Decoder)))
2172       return MCDisassembler::Fail;
2173     break;
2174   }
2175
2176   return S;
2177 }
2178
2179 static DecodeStatus DecodeVSTInstruction(llvm::MCInst &Inst, unsigned Insn,
2180                                  uint64_t Address, const void *Decoder) {
2181   DecodeStatus S = MCDisassembler::Success;
2182
2183   unsigned Rd = fieldFromInstruction32(Insn, 12, 4);
2184   Rd |= fieldFromInstruction32(Insn, 22, 1) << 4;
2185   unsigned wb = fieldFromInstruction32(Insn, 16, 4);
2186   unsigned Rn = fieldFromInstruction32(Insn, 16, 4);
2187   Rn |= fieldFromInstruction32(Insn, 4, 2) << 4;
2188   unsigned Rm = fieldFromInstruction32(Insn, 0, 4);
2189
2190   // Writeback Operand
2191   switch (Inst.getOpcode()) {
2192     case ARM::VST1d8wb_fixed:
2193     case ARM::VST1d16wb_fixed:
2194     case ARM::VST1d32wb_fixed:
2195     case ARM::VST1d64wb_fixed:
2196     case ARM::VST1d8wb_register:
2197     case ARM::VST1d16wb_register:
2198     case ARM::VST1d32wb_register:
2199     case ARM::VST1d64wb_register:
2200     case ARM::VST1q8wb_fixed:
2201     case ARM::VST1q16wb_fixed:
2202     case ARM::VST1q32wb_fixed:
2203     case ARM::VST1q64wb_fixed:
2204     case ARM::VST1q8wb_register:
2205     case ARM::VST1q16wb_register:
2206     case ARM::VST1q32wb_register:
2207     case ARM::VST1q64wb_register:
2208     case ARM::VST1d8Twb_fixed:
2209     case ARM::VST1d16Twb_fixed:
2210     case ARM::VST1d32Twb_fixed:
2211     case ARM::VST1d64Twb_fixed:
2212     case ARM::VST1d8Twb_register:
2213     case ARM::VST1d16Twb_register:
2214     case ARM::VST1d32Twb_register:
2215     case ARM::VST1d64Twb_register:
2216     case ARM::VST1d8Qwb_fixed:
2217     case ARM::VST1d16Qwb_fixed:
2218     case ARM::VST1d32Qwb_fixed:
2219     case ARM::VST1d64Qwb_fixed:
2220     case ARM::VST1d8Qwb_register:
2221     case ARM::VST1d16Qwb_register:
2222     case ARM::VST1d32Qwb_register:
2223     case ARM::VST1d64Qwb_register:
2224     case ARM::VST2d8wb_fixed:
2225     case ARM::VST2d16wb_fixed:
2226     case ARM::VST2d32wb_fixed:
2227     case ARM::VST2d8wb_register:
2228     case ARM::VST2d16wb_register:
2229     case ARM::VST2d32wb_register:
2230     case ARM::VST2q8wb_fixed:
2231     case ARM::VST2q16wb_fixed:
2232     case ARM::VST2q32wb_fixed:
2233     case ARM::VST2q8wb_register:
2234     case ARM::VST2q16wb_register:
2235     case ARM::VST2q32wb_register:
2236     case ARM::VST2b8wb_fixed:
2237     case ARM::VST2b16wb_fixed:
2238     case ARM::VST2b32wb_fixed:
2239     case ARM::VST2b8wb_register:
2240     case ARM::VST2b16wb_register:
2241     case ARM::VST2b32wb_register:
2242     case ARM::VST3d8_UPD:
2243     case ARM::VST3d16_UPD:
2244     case ARM::VST3d32_UPD:
2245     case ARM::VST3q8_UPD:
2246     case ARM::VST3q16_UPD:
2247     case ARM::VST3q32_UPD:
2248     case ARM::VST4d8_UPD:
2249     case ARM::VST4d16_UPD:
2250     case ARM::VST4d32_UPD:
2251     case ARM::VST4q8_UPD:
2252     case ARM::VST4q16_UPD:
2253     case ARM::VST4q32_UPD:
2254       if (!Check(S, DecodeGPRRegisterClass(Inst, wb, Address, Decoder)))
2255         return MCDisassembler::Fail;
2256       break;
2257     default:
2258       break;
2259   }
2260
2261   // AddrMode6 Base (register+alignment)
2262   if (!Check(S, DecodeAddrMode6Operand(Inst, Rn, Address, Decoder)))
2263     return MCDisassembler::Fail;
2264
2265   // AddrMode6 Offset (register)
2266   switch (Inst.getOpcode()) {
2267     default:
2268       if (Rm == 0xD)
2269         Inst.addOperand(MCOperand::CreateReg(0));
2270       else if (Rm != 0xF) {
2271         if (!Check(S, DecodeGPRRegisterClass(Inst, Rm, Address, Decoder)))
2272           return MCDisassembler::Fail;
2273       }
2274       break;
2275     case ARM::VST1d8wb_fixed:
2276     case ARM::VST1d16wb_fixed:
2277     case ARM::VST1d32wb_fixed:
2278     case ARM::VST1d64wb_fixed:
2279     case ARM::VST1q8wb_fixed:
2280     case ARM::VST1q16wb_fixed:
2281     case ARM::VST1q32wb_fixed:
2282     case ARM::VST1q64wb_fixed:
2283       break;
2284   }
2285
2286
2287   // First input register
2288   if (!Check(S, DecodeDPRRegisterClass(Inst, Rd, Address, Decoder)))
2289     return MCDisassembler::Fail;
2290
2291   // Second input register
2292   switch (Inst.getOpcode()) {
2293     case ARM::VST3d8:
2294     case ARM::VST3d16:
2295     case ARM::VST3d32:
2296     case ARM::VST3d8_UPD:
2297     case ARM::VST3d16_UPD:
2298     case ARM::VST3d32_UPD:
2299     case ARM::VST4d8:
2300     case ARM::VST4d16:
2301     case ARM::VST4d32:
2302     case ARM::VST4d8_UPD:
2303     case ARM::VST4d16_UPD:
2304     case ARM::VST4d32_UPD:
2305       if (!Check(S, DecodeDPRRegisterClass(Inst, (Rd+1)%32, Address, Decoder)))
2306         return MCDisassembler::Fail;
2307       break;
2308     case ARM::VST3q8:
2309     case ARM::VST3q16:
2310     case ARM::VST3q32:
2311     case ARM::VST3q8_UPD:
2312     case ARM::VST3q16_UPD:
2313     case ARM::VST3q32_UPD:
2314     case ARM::VST4q8:
2315     case ARM::VST4q16:
2316     case ARM::VST4q32:
2317     case ARM::VST4q8_UPD:
2318     case ARM::VST4q16_UPD:
2319     case ARM::VST4q32_UPD:
2320       if (!Check(S, DecodeDPRRegisterClass(Inst, (Rd+2)%32, Address, Decoder)))
2321         return MCDisassembler::Fail;
2322       break;
2323     default:
2324       break;
2325   }
2326
2327   // Third input register
2328   switch (Inst.getOpcode()) {
2329     case ARM::VST3d8:
2330     case ARM::VST3d16:
2331     case ARM::VST3d32:
2332     case ARM::VST3d8_UPD:
2333     case ARM::VST3d16_UPD:
2334     case ARM::VST3d32_UPD:
2335     case ARM::VST4d8:
2336     case ARM::VST4d16:
2337     case ARM::VST4d32:
2338     case ARM::VST4d8_UPD:
2339     case ARM::VST4d16_UPD:
2340     case ARM::VST4d32_UPD:
2341       if (!Check(S, DecodeDPRRegisterClass(Inst, (Rd+2)%32, Address, Decoder)))
2342         return MCDisassembler::Fail;
2343       break;
2344     case ARM::VST3q8:
2345     case ARM::VST3q16:
2346     case ARM::VST3q32:
2347     case ARM::VST3q8_UPD:
2348     case ARM::VST3q16_UPD:
2349     case ARM::VST3q32_UPD:
2350     case ARM::VST4q8:
2351     case ARM::VST4q16:
2352     case ARM::VST4q32:
2353     case ARM::VST4q8_UPD:
2354     case ARM::VST4q16_UPD:
2355     case ARM::VST4q32_UPD:
2356       if (!Check(S, DecodeDPRRegisterClass(Inst, (Rd+4)%32, Address, Decoder)))
2357         return MCDisassembler::Fail;
2358       break;
2359     default:
2360       break;
2361   }
2362
2363   // Fourth input register
2364   switch (Inst.getOpcode()) {
2365     case ARM::VST4d8:
2366     case ARM::VST4d16:
2367     case ARM::VST4d32:
2368     case ARM::VST4d8_UPD:
2369     case ARM::VST4d16_UPD:
2370     case ARM::VST4d32_UPD:
2371       if (!Check(S, DecodeDPRRegisterClass(Inst, (Rd+3)%32, Address, Decoder)))
2372         return MCDisassembler::Fail;
2373       break;
2374     case ARM::VST4q8:
2375     case ARM::VST4q16:
2376     case ARM::VST4q32:
2377     case ARM::VST4q8_UPD:
2378     case ARM::VST4q16_UPD:
2379     case ARM::VST4q32_UPD:
2380       if (!Check(S, DecodeDPRRegisterClass(Inst, (Rd+6)%32, Address, Decoder)))
2381         return MCDisassembler::Fail;
2382       break;
2383     default:
2384       break;
2385   }
2386
2387   return S;
2388 }
2389
2390 static DecodeStatus DecodeVLD1DupInstruction(llvm::MCInst &Inst, unsigned Insn,
2391                                     uint64_t Address, const void *Decoder) {
2392   DecodeStatus S = MCDisassembler::Success;
2393
2394   unsigned Rd = fieldFromInstruction32(Insn, 12, 4);
2395   Rd |= fieldFromInstruction32(Insn, 22, 1) << 4;
2396   unsigned Rn = fieldFromInstruction32(Insn, 16, 4);
2397   unsigned Rm = fieldFromInstruction32(Insn, 0, 4);
2398   unsigned align = fieldFromInstruction32(Insn, 4, 1);
2399   unsigned size = fieldFromInstruction32(Insn, 6, 2);
2400
2401   align *= (1 << size);
2402
2403   if (!Check(S, DecodeDPRRegisterClass(Inst, Rd, Address, Decoder)))
2404     return MCDisassembler::Fail;
2405   if (Rm != 0xF) {
2406     if (!Check(S, DecodeGPRRegisterClass(Inst, Rn, Address, Decoder)))
2407       return MCDisassembler::Fail;
2408   }
2409
2410   if (!Check(S, DecodeGPRRegisterClass(Inst, Rn, Address, Decoder)))
2411     return MCDisassembler::Fail;
2412   Inst.addOperand(MCOperand::CreateImm(align));
2413
2414   // The fixed offset post-increment encodes Rm == 0xd. The no-writeback
2415   // variant encodes Rm == 0xf. Anything else is a register offset post-
2416   // increment and we need to add the register operand to the instruction.
2417   if (Rm != 0xD && Rm != 0xF &&
2418       !Check(S, DecodeGPRRegisterClass(Inst, Rm, Address, Decoder)))
2419     return MCDisassembler::Fail;
2420
2421   return S;
2422 }
2423
2424 static DecodeStatus DecodeVLD2DupInstruction(llvm::MCInst &Inst, unsigned Insn,
2425                                     uint64_t Address, const void *Decoder) {
2426   DecodeStatus S = MCDisassembler::Success;
2427
2428   unsigned Rd = fieldFromInstruction32(Insn, 12, 4);
2429   Rd |= fieldFromInstruction32(Insn, 22, 1) << 4;
2430   unsigned Rn = fieldFromInstruction32(Insn, 16, 4);
2431   unsigned Rm = fieldFromInstruction32(Insn, 0, 4);
2432   unsigned align = fieldFromInstruction32(Insn, 4, 1);
2433   unsigned size = 1 << fieldFromInstruction32(Insn, 6, 2);
2434   unsigned inc = fieldFromInstruction32(Insn, 5, 1) + 1;
2435   align *= 2*size;
2436
2437   if (!Check(S, DecodeDPRRegisterClass(Inst, Rd, Address, Decoder)))
2438     return MCDisassembler::Fail;
2439   if (!Check(S, DecodeDPRRegisterClass(Inst, (Rd+inc)%32, Address, Decoder)))
2440     return MCDisassembler::Fail;
2441   if (Rm != 0xF) {
2442     if (!Check(S, DecodeGPRRegisterClass(Inst, Rn, Address, Decoder)))
2443       return MCDisassembler::Fail;
2444   }
2445
2446   if (!Check(S, DecodeGPRRegisterClass(Inst, Rn, Address, Decoder)))
2447     return MCDisassembler::Fail;
2448   Inst.addOperand(MCOperand::CreateImm(align));
2449
2450   if (Rm == 0xD)
2451     Inst.addOperand(MCOperand::CreateReg(0));
2452   else if (Rm != 0xF) {
2453     if (!Check(S, DecodeGPRRegisterClass(Inst, Rm, Address, Decoder)))
2454       return MCDisassembler::Fail;
2455   }
2456
2457   return S;
2458 }
2459
2460 static DecodeStatus DecodeVLD3DupInstruction(llvm::MCInst &Inst, unsigned Insn,
2461                                     uint64_t Address, const void *Decoder) {
2462   DecodeStatus S = MCDisassembler::Success;
2463
2464   unsigned Rd = fieldFromInstruction32(Insn, 12, 4);
2465   Rd |= fieldFromInstruction32(Insn, 22, 1) << 4;
2466   unsigned Rn = fieldFromInstruction32(Insn, 16, 4);
2467   unsigned Rm = fieldFromInstruction32(Insn, 0, 4);
2468   unsigned inc = fieldFromInstruction32(Insn, 5, 1) + 1;
2469
2470   if (!Check(S, DecodeDPRRegisterClass(Inst, Rd, Address, Decoder)))
2471     return MCDisassembler::Fail;
2472   if (!Check(S, DecodeDPRRegisterClass(Inst, (Rd+inc)%32, Address, Decoder)))
2473     return MCDisassembler::Fail;
2474   if (!Check(S, DecodeDPRRegisterClass(Inst, (Rd+2*inc)%32, Address, Decoder)))
2475     return MCDisassembler::Fail;
2476   if (Rm != 0xF) {
2477     if (!Check(S, DecodeGPRRegisterClass(Inst, Rn, Address, Decoder)))
2478       return MCDisassembler::Fail;
2479   }
2480
2481   if (!Check(S, DecodeGPRRegisterClass(Inst, Rn, Address, Decoder)))
2482     return MCDisassembler::Fail;
2483   Inst.addOperand(MCOperand::CreateImm(0));
2484
2485   if (Rm == 0xD)
2486     Inst.addOperand(MCOperand::CreateReg(0));
2487   else if (Rm != 0xF) {
2488     if (!Check(S, DecodeGPRRegisterClass(Inst, Rm, Address, Decoder)))
2489       return MCDisassembler::Fail;
2490   }
2491
2492   return S;
2493 }
2494
2495 static DecodeStatus DecodeVLD4DupInstruction(llvm::MCInst &Inst, unsigned Insn,
2496                                     uint64_t Address, const void *Decoder) {
2497   DecodeStatus S = MCDisassembler::Success;
2498
2499   unsigned Rd = fieldFromInstruction32(Insn, 12, 4);
2500   Rd |= fieldFromInstruction32(Insn, 22, 1) << 4;
2501   unsigned Rn = fieldFromInstruction32(Insn, 16, 4);
2502   unsigned Rm = fieldFromInstruction32(Insn, 0, 4);
2503   unsigned size = fieldFromInstruction32(Insn, 6, 2);
2504   unsigned inc = fieldFromInstruction32(Insn, 5, 1) + 1;
2505   unsigned align = fieldFromInstruction32(Insn, 4, 1);
2506
2507   if (size == 0x3) {
2508     size = 4;
2509     align = 16;
2510   } else {
2511     if (size == 2) {
2512       size = 1 << size;
2513       align *= 8;
2514     } else {
2515       size = 1 << size;
2516       align *= 4*size;
2517     }
2518   }
2519
2520   if (!Check(S, DecodeDPRRegisterClass(Inst, Rd, Address, Decoder)))
2521     return MCDisassembler::Fail;
2522   if (!Check(S, DecodeDPRRegisterClass(Inst, (Rd+inc)%32, Address, Decoder)))
2523     return MCDisassembler::Fail;
2524   if (!Check(S, DecodeDPRRegisterClass(Inst, (Rd+2*inc)%32, Address, Decoder)))
2525     return MCDisassembler::Fail;
2526   if (!Check(S, DecodeDPRRegisterClass(Inst, (Rd+3*inc)%32, Address, Decoder)))
2527     return MCDisassembler::Fail;
2528   if (Rm != 0xF) {
2529     if (!Check(S, DecodeGPRRegisterClass(Inst, Rn, Address, Decoder)))
2530       return MCDisassembler::Fail;
2531   }
2532
2533   if (!Check(S, DecodeGPRRegisterClass(Inst, Rn, Address, Decoder)))
2534     return MCDisassembler::Fail;
2535   Inst.addOperand(MCOperand::CreateImm(align));
2536
2537   if (Rm == 0xD)
2538     Inst.addOperand(MCOperand::CreateReg(0));
2539   else if (Rm != 0xF) {
2540     if (!Check(S, DecodeGPRRegisterClass(Inst, Rm, Address, Decoder)))
2541       return MCDisassembler::Fail;
2542   }
2543
2544   return S;
2545 }
2546
2547 static DecodeStatus
2548 DecodeNEONModImmInstruction(llvm::MCInst &Inst, unsigned Insn,
2549                             uint64_t Address, const void *Decoder) {
2550   DecodeStatus S = MCDisassembler::Success;
2551
2552   unsigned Rd = fieldFromInstruction32(Insn, 12, 4);
2553   Rd |= fieldFromInstruction32(Insn, 22, 1) << 4;
2554   unsigned imm = fieldFromInstruction32(Insn, 0, 4);
2555   imm |= fieldFromInstruction32(Insn, 16, 3) << 4;
2556   imm |= fieldFromInstruction32(Insn, 24, 1) << 7;
2557   imm |= fieldFromInstruction32(Insn, 8, 4) << 8;
2558   imm |= fieldFromInstruction32(Insn, 5, 1) << 12;
2559   unsigned Q = fieldFromInstruction32(Insn, 6, 1);
2560
2561   if (Q) {
2562     if (!Check(S, DecodeQPRRegisterClass(Inst, Rd, Address, Decoder)))
2563     return MCDisassembler::Fail;
2564   } else {
2565     if (!Check(S, DecodeDPRRegisterClass(Inst, Rd, Address, Decoder)))
2566     return MCDisassembler::Fail;
2567   }
2568
2569   Inst.addOperand(MCOperand::CreateImm(imm));
2570
2571   switch (Inst.getOpcode()) {
2572     case ARM::VORRiv4i16:
2573     case ARM::VORRiv2i32:
2574     case ARM::VBICiv4i16:
2575     case ARM::VBICiv2i32:
2576       if (!Check(S, DecodeDPRRegisterClass(Inst, Rd, Address, Decoder)))
2577         return MCDisassembler::Fail;
2578       break;
2579     case ARM::VORRiv8i16:
2580     case ARM::VORRiv4i32:
2581     case ARM::VBICiv8i16:
2582     case ARM::VBICiv4i32:
2583       if (!Check(S, DecodeQPRRegisterClass(Inst, Rd, Address, Decoder)))
2584         return MCDisassembler::Fail;
2585       break;
2586     default:
2587       break;
2588   }
2589
2590   return S;
2591 }
2592
2593 static DecodeStatus DecodeVSHLMaxInstruction(llvm::MCInst &Inst, unsigned Insn,
2594                                         uint64_t Address, const void *Decoder) {
2595   DecodeStatus S = MCDisassembler::Success;
2596
2597   unsigned Rd = fieldFromInstruction32(Insn, 12, 4);
2598   Rd |= fieldFromInstruction32(Insn, 22, 1) << 4;
2599   unsigned Rm = fieldFromInstruction32(Insn, 0, 4);
2600   Rm |= fieldFromInstruction32(Insn, 5, 1) << 4;
2601   unsigned size = fieldFromInstruction32(Insn, 18, 2);
2602
2603   if (!Check(S, DecodeQPRRegisterClass(Inst, Rd, Address, Decoder)))
2604     return MCDisassembler::Fail;
2605   if (!Check(S, DecodeDPRRegisterClass(Inst, Rm, Address, Decoder)))
2606     return MCDisassembler::Fail;
2607   Inst.addOperand(MCOperand::CreateImm(8 << size));
2608
2609   return S;
2610 }
2611
2612 static DecodeStatus DecodeShiftRight8Imm(llvm::MCInst &Inst, unsigned Val,
2613                                uint64_t Address, const void *Decoder) {
2614   Inst.addOperand(MCOperand::CreateImm(8 - Val));
2615   return MCDisassembler::Success;
2616 }
2617
2618 static DecodeStatus DecodeShiftRight16Imm(llvm::MCInst &Inst, unsigned Val,
2619                                uint64_t Address, const void *Decoder) {
2620   Inst.addOperand(MCOperand::CreateImm(16 - Val));
2621   return MCDisassembler::Success;
2622 }
2623
2624 static DecodeStatus DecodeShiftRight32Imm(llvm::MCInst &Inst, unsigned Val,
2625                                uint64_t Address, const void *Decoder) {
2626   Inst.addOperand(MCOperand::CreateImm(32 - Val));
2627   return MCDisassembler::Success;
2628 }
2629
2630 static DecodeStatus DecodeShiftRight64Imm(llvm::MCInst &Inst, unsigned Val,
2631                                uint64_t Address, const void *Decoder) {
2632   Inst.addOperand(MCOperand::CreateImm(64 - Val));
2633   return MCDisassembler::Success;
2634 }
2635
2636 static DecodeStatus DecodeTBLInstruction(llvm::MCInst &Inst, unsigned Insn,
2637                                uint64_t Address, const void *Decoder) {
2638   DecodeStatus S = MCDisassembler::Success;
2639
2640   unsigned Rd = fieldFromInstruction32(Insn, 12, 4);
2641   Rd |= fieldFromInstruction32(Insn, 22, 1) << 4;
2642   unsigned Rn = fieldFromInstruction32(Insn, 16, 4);
2643   Rn |= fieldFromInstruction32(Insn, 7, 1) << 4;
2644   unsigned Rm = fieldFromInstruction32(Insn, 0, 4);
2645   Rm |= fieldFromInstruction32(Insn, 5, 1) << 4;
2646   unsigned op = fieldFromInstruction32(Insn, 6, 1);
2647   unsigned length = fieldFromInstruction32(Insn, 8, 2) + 1;
2648
2649   if (!Check(S, DecodeDPRRegisterClass(Inst, Rd, Address, Decoder)))
2650     return MCDisassembler::Fail;
2651   if (op) {
2652     if (!Check(S, DecodeDPRRegisterClass(Inst, Rd, Address, Decoder)))
2653     return MCDisassembler::Fail; // Writeback
2654   }
2655
2656   for (unsigned i = 0; i < length; ++i) {
2657     if (!Check(S, DecodeDPRRegisterClass(Inst, (Rn+i)%32, Address, Decoder)))
2658     return MCDisassembler::Fail;
2659   }
2660
2661   if (!Check(S, DecodeDPRRegisterClass(Inst, Rm, Address, Decoder)))
2662     return MCDisassembler::Fail;
2663
2664   return S;
2665 }
2666
2667 static DecodeStatus DecodeThumbAddSpecialReg(llvm::MCInst &Inst, uint16_t Insn,
2668                                      uint64_t Address, const void *Decoder) {
2669   DecodeStatus S = MCDisassembler::Success;
2670
2671   unsigned dst = fieldFromInstruction16(Insn, 8, 3);
2672   unsigned imm = fieldFromInstruction16(Insn, 0, 8);
2673
2674   if (!Check(S, DecodetGPRRegisterClass(Inst, dst, Address, Decoder)))
2675     return MCDisassembler::Fail;
2676
2677   switch(Inst.getOpcode()) {
2678     default:
2679       return MCDisassembler::Fail;
2680     case ARM::tADR:
2681       break; // tADR does not explicitly represent the PC as an operand.
2682     case ARM::tADDrSPi:
2683       Inst.addOperand(MCOperand::CreateReg(ARM::SP));
2684       break;
2685   }
2686
2687   Inst.addOperand(MCOperand::CreateImm(imm));
2688   return S;
2689 }
2690
2691 static DecodeStatus DecodeThumbBROperand(llvm::MCInst &Inst, unsigned Val,
2692                                  uint64_t Address, const void *Decoder) {
2693   Inst.addOperand(MCOperand::CreateImm(SignExtend32<12>(Val << 1)));
2694   return MCDisassembler::Success;
2695 }
2696
2697 static DecodeStatus DecodeT2BROperand(llvm::MCInst &Inst, unsigned Val,
2698                                  uint64_t Address, const void *Decoder) {
2699   Inst.addOperand(MCOperand::CreateImm(SignExtend32<21>(Val)));
2700   return MCDisassembler::Success;
2701 }
2702
2703 static DecodeStatus DecodeThumbCmpBROperand(llvm::MCInst &Inst, unsigned Val,
2704                                  uint64_t Address, const void *Decoder) {
2705   Inst.addOperand(MCOperand::CreateImm(SignExtend32<7>(Val << 1)));
2706   return MCDisassembler::Success;
2707 }
2708
2709 static DecodeStatus DecodeThumbAddrModeRR(llvm::MCInst &Inst, unsigned Val,
2710                                  uint64_t Address, const void *Decoder) {
2711   DecodeStatus S = MCDisassembler::Success;
2712
2713   unsigned Rn = fieldFromInstruction32(Val, 0, 3);
2714   unsigned Rm = fieldFromInstruction32(Val, 3, 3);
2715
2716   if (!Check(S, DecodetGPRRegisterClass(Inst, Rn, Address, Decoder)))
2717     return MCDisassembler::Fail;
2718   if (!Check(S, DecodetGPRRegisterClass(Inst, Rm, Address, Decoder)))
2719     return MCDisassembler::Fail;
2720
2721   return S;
2722 }
2723
2724 static DecodeStatus DecodeThumbAddrModeIS(llvm::MCInst &Inst, unsigned Val,
2725                                   uint64_t Address, const void *Decoder) {
2726   DecodeStatus S = MCDisassembler::Success;
2727
2728   unsigned Rn = fieldFromInstruction32(Val, 0, 3);
2729   unsigned imm = fieldFromInstruction32(Val, 3, 5);
2730
2731   if (!Check(S, DecodetGPRRegisterClass(Inst, Rn, Address, Decoder)))
2732     return MCDisassembler::Fail;
2733   Inst.addOperand(MCOperand::CreateImm(imm));
2734
2735   return S;
2736 }
2737
2738 static DecodeStatus DecodeThumbAddrModePC(llvm::MCInst &Inst, unsigned Val,
2739                                   uint64_t Address, const void *Decoder) {
2740   unsigned imm = Val << 2;
2741
2742   Inst.addOperand(MCOperand::CreateImm(imm));
2743   tryAddingPcLoadReferenceComment(Address, (Address & ~2u) + imm + 4, Decoder);
2744
2745   return MCDisassembler::Success;
2746 }
2747
2748 static DecodeStatus DecodeThumbAddrModeSP(llvm::MCInst &Inst, unsigned Val,
2749                                   uint64_t Address, const void *Decoder) {
2750   Inst.addOperand(MCOperand::CreateReg(ARM::SP));
2751   Inst.addOperand(MCOperand::CreateImm(Val));
2752
2753   return MCDisassembler::Success;
2754 }
2755
2756 static DecodeStatus DecodeT2AddrModeSOReg(llvm::MCInst &Inst, unsigned Val,
2757                                   uint64_t Address, const void *Decoder) {
2758   DecodeStatus S = MCDisassembler::Success;
2759
2760   unsigned Rn = fieldFromInstruction32(Val, 6, 4);
2761   unsigned Rm = fieldFromInstruction32(Val, 2, 4);
2762   unsigned imm = fieldFromInstruction32(Val, 0, 2);
2763
2764   if (!Check(S, DecodeGPRRegisterClass(Inst, Rn, Address, Decoder)))
2765     return MCDisassembler::Fail;
2766   if (!Check(S, DecoderGPRRegisterClass(Inst, Rm, Address, Decoder)))
2767     return MCDisassembler::Fail;
2768   Inst.addOperand(MCOperand::CreateImm(imm));
2769
2770   return S;
2771 }
2772
2773 static DecodeStatus DecodeT2LoadShift(llvm::MCInst &Inst, unsigned Insn,
2774                               uint64_t Address, const void *Decoder) {
2775   DecodeStatus S = MCDisassembler::Success;
2776
2777   switch (Inst.getOpcode()) {
2778     case ARM::t2PLDs:
2779     case ARM::t2PLDWs:
2780     case ARM::t2PLIs:
2781       break;
2782     default: {
2783       unsigned Rt = fieldFromInstruction32(Insn, 12, 4);
2784       if (!Check(S, DecoderGPRRegisterClass(Inst, Rt, Address, Decoder)))
2785     return MCDisassembler::Fail;
2786     }
2787   }
2788
2789   unsigned Rn = fieldFromInstruction32(Insn, 16, 4);
2790   if (Rn == 0xF) {
2791     switch (Inst.getOpcode()) {
2792       case ARM::t2LDRBs:
2793         Inst.setOpcode(ARM::t2LDRBpci);
2794         break;
2795       case ARM::t2LDRHs:
2796         Inst.setOpcode(ARM::t2LDRHpci);
2797         break;
2798       case ARM::t2LDRSHs:
2799         Inst.setOpcode(ARM::t2LDRSHpci);
2800         break;
2801       case ARM::t2LDRSBs:
2802         Inst.setOpcode(ARM::t2LDRSBpci);
2803         break;
2804       case ARM::t2PLDs:
2805         Inst.setOpcode(ARM::t2PLDi12);
2806         Inst.addOperand(MCOperand::CreateReg(ARM::PC));
2807         break;
2808       default:
2809         return MCDisassembler::Fail;
2810     }
2811
2812     int imm = fieldFromInstruction32(Insn, 0, 12);
2813     if (!fieldFromInstruction32(Insn, 23, 1)) imm *= -1;
2814     Inst.addOperand(MCOperand::CreateImm(imm));
2815
2816     return S;
2817   }
2818
2819   unsigned addrmode = fieldFromInstruction32(Insn, 4, 2);
2820   addrmode |= fieldFromInstruction32(Insn, 0, 4) << 2;
2821   addrmode |= fieldFromInstruction32(Insn, 16, 4) << 6;
2822   if (!Check(S, DecodeT2AddrModeSOReg(Inst, addrmode, Address, Decoder)))
2823     return MCDisassembler::Fail;
2824
2825   return S;
2826 }
2827
2828 static DecodeStatus DecodeT2Imm8S4(llvm::MCInst &Inst, unsigned Val,
2829                            uint64_t Address, const void *Decoder) {
2830   int imm = Val & 0xFF;
2831   if (!(Val & 0x100)) imm *= -1;
2832   Inst.addOperand(MCOperand::CreateImm(imm << 2));
2833
2834   return MCDisassembler::Success;
2835 }
2836
2837 static DecodeStatus DecodeT2AddrModeImm8s4(llvm::MCInst &Inst, unsigned Val,
2838                                    uint64_t Address, const void *Decoder) {
2839   DecodeStatus S = MCDisassembler::Success;
2840
2841   unsigned Rn = fieldFromInstruction32(Val, 9, 4);
2842   unsigned imm = fieldFromInstruction32(Val, 0, 9);
2843
2844   if (!Check(S, DecodeGPRRegisterClass(Inst, Rn, Address, Decoder)))
2845     return MCDisassembler::Fail;
2846   if (!Check(S, DecodeT2Imm8S4(Inst, imm, Address, Decoder)))
2847     return MCDisassembler::Fail;
2848
2849   return S;
2850 }
2851
2852 static DecodeStatus DecodeT2AddrModeImm0_1020s4(llvm::MCInst &Inst,unsigned Val,
2853                                    uint64_t Address, const void *Decoder) {
2854   DecodeStatus S = MCDisassembler::Success;
2855
2856   unsigned Rn = fieldFromInstruction32(Val, 8, 4);
2857   unsigned imm = fieldFromInstruction32(Val, 0, 8);
2858
2859   if (!Check(S, DecodeGPRnopcRegisterClass(Inst, Rn, Address, Decoder)))
2860     return MCDisassembler::Fail;
2861
2862   Inst.addOperand(MCOperand::CreateImm(imm));
2863
2864   return S;
2865 }
2866
2867 static DecodeStatus DecodeT2Imm8(llvm::MCInst &Inst, unsigned Val,
2868                          uint64_t Address, const void *Decoder) {
2869   int imm = Val & 0xFF;
2870   if (Val == 0)
2871     imm = INT32_MIN;
2872   else if (!(Val & 0x100))
2873     imm *= -1;
2874   Inst.addOperand(MCOperand::CreateImm(imm));
2875
2876   return MCDisassembler::Success;
2877 }
2878
2879
2880 static DecodeStatus DecodeT2AddrModeImm8(llvm::MCInst &Inst, unsigned Val,
2881                                  uint64_t Address, const void *Decoder) {
2882   DecodeStatus S = MCDisassembler::Success;
2883
2884   unsigned Rn = fieldFromInstruction32(Val, 9, 4);
2885   unsigned imm = fieldFromInstruction32(Val, 0, 9);
2886
2887   // Some instructions always use an additive offset.
2888   switch (Inst.getOpcode()) {
2889     case ARM::t2LDRT:
2890     case ARM::t2LDRBT:
2891     case ARM::t2LDRHT:
2892     case ARM::t2LDRSBT:
2893     case ARM::t2LDRSHT:
2894     case ARM::t2STRT:
2895     case ARM::t2STRBT:
2896     case ARM::t2STRHT:
2897       imm |= 0x100;
2898       break;
2899     default:
2900       break;
2901   }
2902
2903   if (!Check(S, DecodeGPRRegisterClass(Inst, Rn, Address, Decoder)))
2904     return MCDisassembler::Fail;
2905   if (!Check(S, DecodeT2Imm8(Inst, imm, Address, Decoder)))
2906     return MCDisassembler::Fail;
2907
2908   return S;
2909 }
2910
2911 static DecodeStatus DecodeT2LdStPre(llvm::MCInst &Inst, unsigned Insn,
2912                                     uint64_t Address, const void *Decoder) {
2913   DecodeStatus S = MCDisassembler::Success;
2914
2915   unsigned Rt = fieldFromInstruction32(Insn, 12, 4);
2916   unsigned Rn = fieldFromInstruction32(Insn, 16, 4);
2917   unsigned addr = fieldFromInstruction32(Insn, 0, 8);
2918   addr |= fieldFromInstruction32(Insn, 9, 1) << 8;
2919   addr |= Rn << 9;
2920   unsigned load = fieldFromInstruction32(Insn, 20, 1);
2921
2922   if (!load) {
2923     if (!Check(S, DecodeGPRRegisterClass(Inst, Rn, Address, Decoder)))
2924       return MCDisassembler::Fail;
2925   }
2926
2927   if (!Check(S, DecoderGPRRegisterClass(Inst, Rt, Address, Decoder)))
2928     return MCDisassembler::Fail;
2929
2930   if (load) {
2931     if (!Check(S, DecodeGPRRegisterClass(Inst, Rn, Address, Decoder)))
2932       return MCDisassembler::Fail;
2933   }
2934
2935   if (!Check(S, DecodeT2AddrModeImm8(Inst, addr, Address, Decoder)))
2936     return MCDisassembler::Fail;
2937
2938   return S;
2939 }
2940
2941 static DecodeStatus DecodeT2AddrModeImm12(llvm::MCInst &Inst, unsigned Val,
2942                                   uint64_t Address, const void *Decoder) {
2943   DecodeStatus S = MCDisassembler::Success;
2944
2945   unsigned Rn = fieldFromInstruction32(Val, 13, 4);
2946   unsigned imm = fieldFromInstruction32(Val, 0, 12);
2947
2948   if (!Check(S, DecodeGPRRegisterClass(Inst, Rn, Address, Decoder)))
2949     return MCDisassembler::Fail;
2950   Inst.addOperand(MCOperand::CreateImm(imm));
2951
2952   return S;
2953 }
2954
2955
2956 static DecodeStatus DecodeThumbAddSPImm(llvm::MCInst &Inst, uint16_t Insn,
2957                                 uint64_t Address, const void *Decoder) {
2958   unsigned imm = fieldFromInstruction16(Insn, 0, 7);
2959
2960   Inst.addOperand(MCOperand::CreateReg(ARM::SP));
2961   Inst.addOperand(MCOperand::CreateReg(ARM::SP));
2962   Inst.addOperand(MCOperand::CreateImm(imm));
2963
2964   return MCDisassembler::Success;
2965 }
2966
2967 static DecodeStatus DecodeThumbAddSPReg(llvm::MCInst &Inst, uint16_t Insn,
2968                                 uint64_t Address, const void *Decoder) {
2969   DecodeStatus S = MCDisassembler::Success;
2970
2971   if (Inst.getOpcode() == ARM::tADDrSP) {
2972     unsigned Rdm = fieldFromInstruction16(Insn, 0, 3);
2973     Rdm |= fieldFromInstruction16(Insn, 7, 1) << 3;
2974
2975     if (!Check(S, DecodeGPRRegisterClass(Inst, Rdm, Address, Decoder)))
2976     return MCDisassembler::Fail;
2977     if (!Check(S, DecodeGPRRegisterClass(Inst, Rdm, Address, Decoder)))
2978     return MCDisassembler::Fail;
2979     Inst.addOperand(MCOperand::CreateReg(ARM::SP));
2980   } else if (Inst.getOpcode() == ARM::tADDspr) {
2981     unsigned Rm = fieldFromInstruction16(Insn, 3, 4);
2982
2983     Inst.addOperand(MCOperand::CreateReg(ARM::SP));
2984     Inst.addOperand(MCOperand::CreateReg(ARM::SP));
2985     if (!Check(S, DecodeGPRRegisterClass(Inst, Rm, Address, Decoder)))
2986     return MCDisassembler::Fail;
2987   }
2988
2989   return S;
2990 }
2991
2992 static DecodeStatus DecodeThumbCPS(llvm::MCInst &Inst, uint16_t Insn,
2993                            uint64_t Address, const void *Decoder) {
2994   unsigned imod = fieldFromInstruction16(Insn, 4, 1) | 0x2;
2995   unsigned flags = fieldFromInstruction16(Insn, 0, 3);
2996
2997   Inst.addOperand(MCOperand::CreateImm(imod));
2998   Inst.addOperand(MCOperand::CreateImm(flags));
2999
3000   return MCDisassembler::Success;
3001 }
3002
3003 static DecodeStatus DecodePostIdxReg(llvm::MCInst &Inst, unsigned Insn,
3004                              uint64_t Address, const void *Decoder) {
3005   DecodeStatus S = MCDisassembler::Success;
3006   unsigned Rm = fieldFromInstruction32(Insn, 0, 4);
3007   unsigned add = fieldFromInstruction32(Insn, 4, 1);
3008
3009   if (!Check(S, DecodeGPRRegisterClass(Inst, Rm, Address, Decoder)))
3010     return MCDisassembler::Fail;
3011   Inst.addOperand(MCOperand::CreateImm(add));
3012
3013   return S;
3014 }
3015
3016 static DecodeStatus DecodeThumbBLXOffset(llvm::MCInst &Inst, unsigned Val,
3017                                  uint64_t Address, const void *Decoder) {
3018   if (!tryAddingSymbolicOperand(Address,
3019                                 (Address & ~2u) + SignExtend32<22>(Val << 1) + 4,
3020                                 true, 4, Inst, Decoder))
3021     Inst.addOperand(MCOperand::CreateImm(SignExtend32<22>(Val << 1)));
3022   return MCDisassembler::Success;
3023 }
3024
3025 static DecodeStatus DecodeCoprocessor(llvm::MCInst &Inst, unsigned Val,
3026                               uint64_t Address, const void *Decoder) {
3027   if (Val == 0xA || Val == 0xB)
3028     return MCDisassembler::Fail;
3029
3030   Inst.addOperand(MCOperand::CreateImm(Val));
3031   return MCDisassembler::Success;
3032 }
3033
3034 static DecodeStatus
3035 DecodeThumbTableBranch(llvm::MCInst &Inst, unsigned Insn,
3036                        uint64_t Address, const void *Decoder) {
3037   DecodeStatus S = MCDisassembler::Success;
3038
3039   unsigned Rn = fieldFromInstruction32(Insn, 16, 4);
3040   unsigned Rm = fieldFromInstruction32(Insn, 0, 4);
3041
3042   if (Rn == ARM::SP) S = MCDisassembler::SoftFail;
3043   if (!Check(S, DecodeGPRRegisterClass(Inst, Rn, Address, Decoder)))
3044     return MCDisassembler::Fail;
3045   if (!Check(S, DecoderGPRRegisterClass(Inst, Rm, Address, Decoder)))
3046     return MCDisassembler::Fail;
3047   return S;
3048 }
3049
3050 static DecodeStatus
3051 DecodeThumb2BCCInstruction(llvm::MCInst &Inst, unsigned Insn,
3052                            uint64_t Address, const void *Decoder) {
3053   DecodeStatus S = MCDisassembler::Success;
3054
3055   unsigned pred = fieldFromInstruction32(Insn, 22, 4);
3056   if (pred == 0xE || pred == 0xF) {
3057     unsigned opc = fieldFromInstruction32(Insn, 4, 28);
3058     switch (opc) {
3059       default:
3060         return MCDisassembler::Fail;
3061       case 0xf3bf8f4:
3062         Inst.setOpcode(ARM::t2DSB);
3063         break;
3064       case 0xf3bf8f5:
3065         Inst.setOpcode(ARM::t2DMB);
3066         break;
3067       case 0xf3bf8f6:
3068         Inst.setOpcode(ARM::t2ISB);
3069         break;
3070     }
3071
3072     unsigned imm = fieldFromInstruction32(Insn, 0, 4);
3073     return DecodeMemBarrierOption(Inst, imm, Address, Decoder);
3074   }
3075
3076   unsigned brtarget = fieldFromInstruction32(Insn, 0, 11) << 1;
3077   brtarget |= fieldFromInstruction32(Insn, 11, 1) << 19;
3078   brtarget |= fieldFromInstruction32(Insn, 13, 1) << 18;
3079   brtarget |= fieldFromInstruction32(Insn, 16, 6) << 12;
3080   brtarget |= fieldFromInstruction32(Insn, 26, 1) << 20;
3081
3082   if (!Check(S, DecodeT2BROperand(Inst, brtarget, Address, Decoder)))
3083     return MCDisassembler::Fail;
3084   if (!Check(S, DecodePredicateOperand(Inst, pred, Address, Decoder)))
3085     return MCDisassembler::Fail;
3086
3087   return S;
3088 }
3089
3090 // Decode a shifted immediate operand.  These basically consist
3091 // of an 8-bit value, and a 4-bit directive that specifies either
3092 // a splat operation or a rotation.
3093 static DecodeStatus DecodeT2SOImm(llvm::MCInst &Inst, unsigned Val,
3094                           uint64_t Address, const void *Decoder) {
3095   unsigned ctrl = fieldFromInstruction32(Val, 10, 2);
3096   if (ctrl == 0) {
3097     unsigned byte = fieldFromInstruction32(Val, 8, 2);
3098     unsigned imm = fieldFromInstruction32(Val, 0, 8);
3099     switch (byte) {
3100       case 0:
3101         Inst.addOperand(MCOperand::CreateImm(imm));
3102         break;
3103       case 1:
3104         Inst.addOperand(MCOperand::CreateImm((imm << 16) | imm));
3105         break;
3106       case 2:
3107         Inst.addOperand(MCOperand::CreateImm((imm << 24) | (imm << 8)));
3108         break;
3109       case 3:
3110         Inst.addOperand(MCOperand::CreateImm((imm << 24) | (imm << 16) |
3111                                              (imm << 8)  |  imm));
3112         break;
3113     }
3114   } else {
3115     unsigned unrot = fieldFromInstruction32(Val, 0, 7) | 0x80;
3116     unsigned rot = fieldFromInstruction32(Val, 7, 5);
3117     unsigned imm = (unrot >> rot) | (unrot << ((32-rot)&31));
3118     Inst.addOperand(MCOperand::CreateImm(imm));
3119   }
3120
3121   return MCDisassembler::Success;
3122 }
3123
3124 static DecodeStatus
3125 DecodeThumbBCCTargetOperand(llvm::MCInst &Inst, unsigned Val,
3126                             uint64_t Address, const void *Decoder){
3127   Inst.addOperand(MCOperand::CreateImm(Val << 1));
3128   return MCDisassembler::Success;
3129 }
3130
3131 static DecodeStatus DecodeThumbBLTargetOperand(llvm::MCInst &Inst, unsigned Val,
3132                                        uint64_t Address, const void *Decoder){
3133   Inst.addOperand(MCOperand::CreateImm(SignExtend32<22>(Val << 1)));
3134   return MCDisassembler::Success;
3135 }
3136
3137 static DecodeStatus DecodeMemBarrierOption(llvm::MCInst &Inst, unsigned Val,
3138                                    uint64_t Address, const void *Decoder) {
3139   switch (Val) {
3140   default:
3141     return MCDisassembler::Fail;
3142   case 0xF: // SY
3143   case 0xE: // ST
3144   case 0xB: // ISH
3145   case 0xA: // ISHST
3146   case 0x7: // NSH
3147   case 0x6: // NSHST
3148   case 0x3: // OSH
3149   case 0x2: // OSHST
3150     break;
3151   }
3152
3153   Inst.addOperand(MCOperand::CreateImm(Val));
3154   return MCDisassembler::Success;
3155 }
3156
3157 static DecodeStatus DecodeMSRMask(llvm::MCInst &Inst, unsigned Val,
3158                           uint64_t Address, const void *Decoder) {
3159   if (!Val) return MCDisassembler::Fail;
3160   Inst.addOperand(MCOperand::CreateImm(Val));
3161   return MCDisassembler::Success;
3162 }
3163
3164 static DecodeStatus DecodeDoubleRegLoad(llvm::MCInst &Inst, unsigned Insn,
3165                                         uint64_t Address, const void *Decoder) {
3166   DecodeStatus S = MCDisassembler::Success;
3167
3168   unsigned Rt = fieldFromInstruction32(Insn, 12, 4);
3169   unsigned Rn = fieldFromInstruction32(Insn, 16, 4);
3170   unsigned pred = fieldFromInstruction32(Insn, 28, 4);
3171
3172   if ((Rt & 1) || Rt == 0xE || Rn == 0xF) return MCDisassembler::Fail;
3173
3174   if (!Check(S, DecodeGPRRegisterClass(Inst, Rt, Address, Decoder)))
3175     return MCDisassembler::Fail;
3176   if (!Check(S, DecodeGPRRegisterClass(Inst, Rt+1, Address, Decoder)))
3177     return MCDisassembler::Fail;
3178   if (!Check(S, DecodeGPRRegisterClass(Inst, Rn, Address, Decoder)))
3179     return MCDisassembler::Fail;
3180   if (!Check(S, DecodePredicateOperand(Inst, pred, Address, Decoder)))
3181     return MCDisassembler::Fail;
3182
3183   return S;
3184 }
3185
3186
3187 static DecodeStatus DecodeDoubleRegStore(llvm::MCInst &Inst, unsigned Insn,
3188                                          uint64_t Address, const void *Decoder){
3189   DecodeStatus S = MCDisassembler::Success;
3190
3191   unsigned Rd = fieldFromInstruction32(Insn, 12, 4);
3192   unsigned Rt = fieldFromInstruction32(Insn, 0, 4);
3193   unsigned Rn = fieldFromInstruction32(Insn, 16, 4);
3194   unsigned pred = fieldFromInstruction32(Insn, 28, 4);
3195
3196   if (!Check(S, DecoderGPRRegisterClass(Inst, Rd, Address, Decoder)))
3197     return MCDisassembler::Fail;
3198
3199   if ((Rt & 1) || Rt == 0xE || Rn == 0xF) return MCDisassembler::Fail;
3200   if (Rd == Rn || Rd == Rt || Rd == Rt+1) return MCDisassembler::Fail;
3201
3202   if (!Check(S, DecodeGPRRegisterClass(Inst, Rt, Address, Decoder)))
3203     return MCDisassembler::Fail;
3204   if (!Check(S, DecodeGPRRegisterClass(Inst, Rt+1, Address, Decoder)))
3205     return MCDisassembler::Fail;
3206   if (!Check(S, DecodeGPRRegisterClass(Inst, Rn, Address, Decoder)))
3207     return MCDisassembler::Fail;
3208   if (!Check(S, DecodePredicateOperand(Inst, pred, Address, Decoder)))
3209     return MCDisassembler::Fail;
3210
3211   return S;
3212 }
3213
3214 static DecodeStatus DecodeLDRPreImm(llvm::MCInst &Inst, unsigned Insn,
3215                             uint64_t Address, const void *Decoder) {
3216   DecodeStatus S = MCDisassembler::Success;
3217
3218   unsigned Rn = fieldFromInstruction32(Insn, 16, 4);
3219   unsigned Rt = fieldFromInstruction32(Insn, 12, 4);
3220   unsigned imm = fieldFromInstruction32(Insn, 0, 12);
3221   imm |= fieldFromInstruction32(Insn, 16, 4) << 13;
3222   imm |= fieldFromInstruction32(Insn, 23, 1) << 12;
3223   unsigned pred = fieldFromInstruction32(Insn, 28, 4);
3224
3225   if (Rn == 0xF || Rn == Rt) S = MCDisassembler::SoftFail;
3226
3227   if (!Check(S, DecodeGPRRegisterClass(Inst, Rt, Address, Decoder)))
3228     return MCDisassembler::Fail;
3229   if (!Check(S, DecodeGPRRegisterClass(Inst, Rn, Address, Decoder)))
3230     return MCDisassembler::Fail;
3231   if (!Check(S, DecodeAddrModeImm12Operand(Inst, imm, Address, Decoder)))
3232     return MCDisassembler::Fail;
3233   if (!Check(S, DecodePredicateOperand(Inst, pred, Address, Decoder)))
3234     return MCDisassembler::Fail;
3235
3236   return S;
3237 }
3238
3239 static DecodeStatus DecodeLDRPreReg(llvm::MCInst &Inst, unsigned Insn,
3240                             uint64_t Address, const void *Decoder) {
3241   DecodeStatus S = MCDisassembler::Success;
3242
3243   unsigned Rn = fieldFromInstruction32(Insn, 16, 4);
3244   unsigned Rt = fieldFromInstruction32(Insn, 12, 4);
3245   unsigned imm = fieldFromInstruction32(Insn, 0, 12);
3246   imm |= fieldFromInstruction32(Insn, 16, 4) << 13;
3247   imm |= fieldFromInstruction32(Insn, 23, 1) << 12;
3248   unsigned pred = fieldFromInstruction32(Insn, 28, 4);
3249   unsigned Rm = fieldFromInstruction32(Insn, 0, 4);
3250
3251   if (Rn == 0xF || Rn == Rt) S = MCDisassembler::SoftFail;
3252   if (Rm == 0xF) S = MCDisassembler::SoftFail;
3253
3254   if (!Check(S, DecodeGPRRegisterClass(Inst, Rt, Address, Decoder)))
3255     return MCDisassembler::Fail;
3256   if (!Check(S, DecodeGPRRegisterClass(Inst, Rn, Address, Decoder)))
3257     return MCDisassembler::Fail;
3258   if (!Check(S, DecodeSORegMemOperand(Inst, imm, Address, Decoder)))
3259     return MCDisassembler::Fail;
3260   if (!Check(S, DecodePredicateOperand(Inst, pred, Address, Decoder)))
3261     return MCDisassembler::Fail;
3262
3263   return S;
3264 }
3265
3266
3267 static DecodeStatus DecodeSTRPreImm(llvm::MCInst &Inst, unsigned Insn,
3268                             uint64_t Address, const void *Decoder) {
3269   DecodeStatus S = MCDisassembler::Success;
3270
3271   unsigned Rn = fieldFromInstruction32(Insn, 16, 4);
3272   unsigned Rt = fieldFromInstruction32(Insn, 12, 4);
3273   unsigned imm = fieldFromInstruction32(Insn, 0, 12);
3274   imm |= fieldFromInstruction32(Insn, 16, 4) << 13;
3275   imm |= fieldFromInstruction32(Insn, 23, 1) << 12;
3276   unsigned pred = fieldFromInstruction32(Insn, 28, 4);
3277
3278   if (Rn == 0xF || Rn == Rt) S = MCDisassembler::SoftFail;
3279
3280   if (!Check(S, DecodeGPRRegisterClass(Inst, Rn, Address, Decoder)))
3281     return MCDisassembler::Fail;
3282   if (!Check(S, DecodeGPRRegisterClass(Inst, Rt, Address, Decoder)))
3283     return MCDisassembler::Fail;
3284   if (!Check(S, DecodeAddrModeImm12Operand(Inst, imm, Address, Decoder)))
3285     return MCDisassembler::Fail;
3286   if (!Check(S, DecodePredicateOperand(Inst, pred, Address, Decoder)))
3287     return MCDisassembler::Fail;
3288
3289   return S;
3290 }
3291
3292 static DecodeStatus DecodeSTRPreReg(llvm::MCInst &Inst, unsigned Insn,
3293                             uint64_t Address, const void *Decoder) {
3294   DecodeStatus S = MCDisassembler::Success;
3295
3296   unsigned Rn = fieldFromInstruction32(Insn, 16, 4);
3297   unsigned Rt = fieldFromInstruction32(Insn, 12, 4);
3298   unsigned imm = fieldFromInstruction32(Insn, 0, 12);
3299   imm |= fieldFromInstruction32(Insn, 16, 4) << 13;
3300   imm |= fieldFromInstruction32(Insn, 23, 1) << 12;
3301   unsigned pred = fieldFromInstruction32(Insn, 28, 4);
3302
3303   if (Rn == 0xF || Rn == Rt) S = MCDisassembler::SoftFail;
3304
3305   if (!Check(S, DecodeGPRRegisterClass(Inst, Rn, Address, Decoder)))
3306     return MCDisassembler::Fail;
3307   if (!Check(S, DecodeGPRRegisterClass(Inst, Rt, Address, Decoder)))
3308     return MCDisassembler::Fail;
3309   if (!Check(S, DecodeSORegMemOperand(Inst, imm, Address, Decoder)))
3310     return MCDisassembler::Fail;
3311   if (!Check(S, DecodePredicateOperand(Inst, pred, Address, Decoder)))
3312     return MCDisassembler::Fail;
3313
3314   return S;
3315 }
3316
3317 static DecodeStatus DecodeVLD1LN(llvm::MCInst &Inst, unsigned Insn,
3318                          uint64_t Address, const void *Decoder) {
3319   DecodeStatus S = MCDisassembler::Success;
3320
3321   unsigned Rn = fieldFromInstruction32(Insn, 16, 4);
3322   unsigned Rm = fieldFromInstruction32(Insn, 0, 4);
3323   unsigned Rd = fieldFromInstruction32(Insn, 12, 4);
3324   Rd |= fieldFromInstruction32(Insn, 22, 1) << 4;
3325   unsigned size = fieldFromInstruction32(Insn, 10, 2);
3326
3327   unsigned align = 0;
3328   unsigned index = 0;
3329   switch (size) {
3330     default:
3331       return MCDisassembler::Fail;
3332     case 0:
3333       if (fieldFromInstruction32(Insn, 4, 1))
3334         return MCDisassembler::Fail; // UNDEFINED
3335       index = fieldFromInstruction32(Insn, 5, 3);
3336       break;
3337     case 1:
3338       if (fieldFromInstruction32(Insn, 5, 1))
3339         return MCDisassembler::Fail; // UNDEFINED
3340       index = fieldFromInstruction32(Insn, 6, 2);
3341       if (fieldFromInstruction32(Insn, 4, 1))
3342         align = 2;
3343       break;
3344     case 2:
3345       if (fieldFromInstruction32(Insn, 6, 1))
3346         return MCDisassembler::Fail; // UNDEFINED
3347       index = fieldFromInstruction32(Insn, 7, 1);
3348       if (fieldFromInstruction32(Insn, 4, 2) != 0)
3349         align = 4;
3350   }
3351
3352   if (!Check(S, DecodeDPRRegisterClass(Inst, Rd, Address, Decoder)))
3353     return MCDisassembler::Fail;
3354   if (Rm != 0xF) { // Writeback
3355     if (!Check(S, DecodeGPRRegisterClass(Inst, Rn, Address, Decoder)))
3356       return MCDisassembler::Fail;
3357   }
3358   if (!Check(S, DecodeGPRRegisterClass(Inst, Rn, Address, Decoder)))
3359     return MCDisassembler::Fail;
3360   Inst.addOperand(MCOperand::CreateImm(align));
3361   if (Rm != 0xF) {
3362     if (Rm != 0xD) {
3363       if (!Check(S, DecodeGPRRegisterClass(Inst, Rm, Address, Decoder)))
3364         return MCDisassembler::Fail;
3365     } else
3366       Inst.addOperand(MCOperand::CreateReg(0));
3367   }
3368
3369   if (!Check(S, DecodeDPRRegisterClass(Inst, Rd, Address, Decoder)))
3370     return MCDisassembler::Fail;
3371   Inst.addOperand(MCOperand::CreateImm(index));
3372
3373   return S;
3374 }
3375
3376 static DecodeStatus DecodeVST1LN(llvm::MCInst &Inst, unsigned Insn,
3377                          uint64_t Address, const void *Decoder) {
3378   DecodeStatus S = MCDisassembler::Success;
3379
3380   unsigned Rn = fieldFromInstruction32(Insn, 16, 4);
3381   unsigned Rm = fieldFromInstruction32(Insn, 0, 4);
3382   unsigned Rd = fieldFromInstruction32(Insn, 12, 4);
3383   Rd |= fieldFromInstruction32(Insn, 22, 1) << 4;
3384   unsigned size = fieldFromInstruction32(Insn, 10, 2);
3385
3386   unsigned align = 0;
3387   unsigned index = 0;
3388   switch (size) {
3389     default:
3390       return MCDisassembler::Fail;
3391     case 0:
3392       if (fieldFromInstruction32(Insn, 4, 1))
3393         return MCDisassembler::Fail; // UNDEFINED
3394       index = fieldFromInstruction32(Insn, 5, 3);
3395       break;
3396     case 1:
3397       if (fieldFromInstruction32(Insn, 5, 1))
3398         return MCDisassembler::Fail; // UNDEFINED
3399       index = fieldFromInstruction32(Insn, 6, 2);
3400       if (fieldFromInstruction32(Insn, 4, 1))
3401         align = 2;
3402       break;
3403     case 2:
3404       if (fieldFromInstruction32(Insn, 6, 1))
3405         return MCDisassembler::Fail; // UNDEFINED
3406       index = fieldFromInstruction32(Insn, 7, 1);
3407       if (fieldFromInstruction32(Insn, 4, 2) != 0)
3408         align = 4;
3409   }
3410
3411   if (Rm != 0xF) { // Writeback
3412     if (!Check(S, DecodeGPRRegisterClass(Inst, Rn, Address, Decoder)))
3413     return MCDisassembler::Fail;
3414   }
3415   if (!Check(S, DecodeGPRRegisterClass(Inst, Rn, Address, Decoder)))
3416     return MCDisassembler::Fail;
3417   Inst.addOperand(MCOperand::CreateImm(align));
3418   if (Rm != 0xF) {
3419     if (Rm != 0xD) {
3420       if (!Check(S, DecodeGPRRegisterClass(Inst, Rm, Address, Decoder)))
3421     return MCDisassembler::Fail;
3422     } else
3423       Inst.addOperand(MCOperand::CreateReg(0));
3424   }
3425
3426   if (!Check(S, DecodeDPRRegisterClass(Inst, Rd, Address, Decoder)))
3427     return MCDisassembler::Fail;
3428   Inst.addOperand(MCOperand::CreateImm(index));
3429
3430   return S;
3431 }
3432
3433
3434 static DecodeStatus DecodeVLD2LN(llvm::MCInst &Inst, unsigned Insn,
3435                          uint64_t Address, const void *Decoder) {
3436   DecodeStatus S = MCDisassembler::Success;
3437
3438   unsigned Rn = fieldFromInstruction32(Insn, 16, 4);
3439   unsigned Rm = fieldFromInstruction32(Insn, 0, 4);
3440   unsigned Rd = fieldFromInstruction32(Insn, 12, 4);
3441   Rd |= fieldFromInstruction32(Insn, 22, 1) << 4;
3442   unsigned size = fieldFromInstruction32(Insn, 10, 2);
3443
3444   unsigned align = 0;
3445   unsigned index = 0;
3446   unsigned inc = 1;
3447   switch (size) {
3448     default:
3449       return MCDisassembler::Fail;
3450     case 0:
3451       index = fieldFromInstruction32(Insn, 5, 3);
3452       if (fieldFromInstruction32(Insn, 4, 1))
3453         align = 2;
3454       break;
3455     case 1:
3456       index = fieldFromInstruction32(Insn, 6, 2);
3457       if (fieldFromInstruction32(Insn, 4, 1))
3458         align = 4;
3459       if (fieldFromInstruction32(Insn, 5, 1))
3460         inc = 2;
3461       break;
3462     case 2:
3463       if (fieldFromInstruction32(Insn, 5, 1))
3464         return MCDisassembler::Fail; // UNDEFINED
3465       index = fieldFromInstruction32(Insn, 7, 1);
3466       if (fieldFromInstruction32(Insn, 4, 1) != 0)
3467         align = 8;
3468       if (fieldFromInstruction32(Insn, 6, 1))
3469         inc = 2;
3470       break;
3471   }
3472
3473   if (!Check(S, DecodeDPRRegisterClass(Inst, Rd, Address, Decoder)))
3474     return MCDisassembler::Fail;
3475   if (!Check(S, DecodeDPRRegisterClass(Inst, Rd+inc, Address, Decoder)))
3476     return MCDisassembler::Fail;
3477   if (Rm != 0xF) { // Writeback
3478     if (!Check(S, DecodeGPRRegisterClass(Inst, Rn, Address, Decoder)))
3479       return MCDisassembler::Fail;
3480   }
3481   if (!Check(S, DecodeGPRRegisterClass(Inst, Rn, Address, Decoder)))
3482     return MCDisassembler::Fail;
3483   Inst.addOperand(MCOperand::CreateImm(align));
3484   if (Rm != 0xF) {
3485     if (Rm != 0xD) {
3486       if (!Check(S, DecodeGPRRegisterClass(Inst, Rm, Address, Decoder)))
3487         return MCDisassembler::Fail;
3488     } else
3489       Inst.addOperand(MCOperand::CreateReg(0));
3490   }
3491
3492   if (!Check(S, DecodeDPRRegisterClass(Inst, Rd, Address, Decoder)))
3493     return MCDisassembler::Fail;
3494   if (!Check(S, DecodeDPRRegisterClass(Inst, Rd+inc, Address, Decoder)))
3495     return MCDisassembler::Fail;
3496   Inst.addOperand(MCOperand::CreateImm(index));
3497
3498   return S;
3499 }
3500
3501 static DecodeStatus DecodeVST2LN(llvm::MCInst &Inst, unsigned Insn,
3502                          uint64_t Address, const void *Decoder) {
3503   DecodeStatus S = MCDisassembler::Success;
3504
3505   unsigned Rn = fieldFromInstruction32(Insn, 16, 4);
3506   unsigned Rm = fieldFromInstruction32(Insn, 0, 4);
3507   unsigned Rd = fieldFromInstruction32(Insn, 12, 4);
3508   Rd |= fieldFromInstruction32(Insn, 22, 1) << 4;
3509   unsigned size = fieldFromInstruction32(Insn, 10, 2);
3510
3511   unsigned align = 0;
3512   unsigned index = 0;
3513   unsigned inc = 1;
3514   switch (size) {
3515     default:
3516       return MCDisassembler::Fail;
3517     case 0:
3518       index = fieldFromInstruction32(Insn, 5, 3);
3519       if (fieldFromInstruction32(Insn, 4, 1))
3520         align = 2;
3521       break;
3522     case 1:
3523       index = fieldFromInstruction32(Insn, 6, 2);
3524       if (fieldFromInstruction32(Insn, 4, 1))
3525         align = 4;
3526       if (fieldFromInstruction32(Insn, 5, 1))
3527         inc = 2;
3528       break;
3529     case 2:
3530       if (fieldFromInstruction32(Insn, 5, 1))
3531         return MCDisassembler::Fail; // UNDEFINED
3532       index = fieldFromInstruction32(Insn, 7, 1);
3533       if (fieldFromInstruction32(Insn, 4, 1) != 0)
3534         align = 8;
3535       if (fieldFromInstruction32(Insn, 6, 1))
3536         inc = 2;
3537       break;
3538   }
3539
3540   if (Rm != 0xF) { // Writeback
3541     if (!Check(S, DecodeGPRRegisterClass(Inst, Rn, Address, Decoder)))
3542       return MCDisassembler::Fail;
3543   }
3544   if (!Check(S, DecodeGPRRegisterClass(Inst, Rn, Address, Decoder)))
3545     return MCDisassembler::Fail;
3546   Inst.addOperand(MCOperand::CreateImm(align));
3547   if (Rm != 0xF) {
3548     if (Rm != 0xD) {
3549       if (!Check(S, DecodeGPRRegisterClass(Inst, Rm, Address, Decoder)))
3550         return MCDisassembler::Fail;
3551     } else
3552       Inst.addOperand(MCOperand::CreateReg(0));
3553   }
3554
3555   if (!Check(S, DecodeDPRRegisterClass(Inst, Rd, Address, Decoder)))
3556     return MCDisassembler::Fail;
3557   if (!Check(S, DecodeDPRRegisterClass(Inst, Rd+inc, Address, Decoder)))
3558     return MCDisassembler::Fail;
3559   Inst.addOperand(MCOperand::CreateImm(index));
3560
3561   return S;
3562 }
3563
3564
3565 static DecodeStatus DecodeVLD3LN(llvm::MCInst &Inst, unsigned Insn,
3566                          uint64_t Address, const void *Decoder) {
3567   DecodeStatus S = MCDisassembler::Success;
3568
3569   unsigned Rn = fieldFromInstruction32(Insn, 16, 4);
3570   unsigned Rm = fieldFromInstruction32(Insn, 0, 4);
3571   unsigned Rd = fieldFromInstruction32(Insn, 12, 4);
3572   Rd |= fieldFromInstruction32(Insn, 22, 1) << 4;
3573   unsigned size = fieldFromInstruction32(Insn, 10, 2);
3574
3575   unsigned align = 0;
3576   unsigned index = 0;
3577   unsigned inc = 1;
3578   switch (size) {
3579     default:
3580       return MCDisassembler::Fail;
3581     case 0:
3582       if (fieldFromInstruction32(Insn, 4, 1))
3583         return MCDisassembler::Fail; // UNDEFINED
3584       index = fieldFromInstruction32(Insn, 5, 3);
3585       break;
3586     case 1:
3587       if (fieldFromInstruction32(Insn, 4, 1))
3588         return MCDisassembler::Fail; // UNDEFINED
3589       index = fieldFromInstruction32(Insn, 6, 2);
3590       if (fieldFromInstruction32(Insn, 5, 1))
3591         inc = 2;
3592       break;
3593     case 2:
3594       if (fieldFromInstruction32(Insn, 4, 2))
3595         return MCDisassembler::Fail; // UNDEFINED
3596       index = fieldFromInstruction32(Insn, 7, 1);
3597       if (fieldFromInstruction32(Insn, 6, 1))
3598         inc = 2;
3599       break;
3600   }
3601
3602   if (!Check(S, DecodeDPRRegisterClass(Inst, Rd, Address, Decoder)))
3603     return MCDisassembler::Fail;
3604   if (!Check(S, DecodeDPRRegisterClass(Inst, Rd+inc, Address, Decoder)))
3605     return MCDisassembler::Fail;
3606   if (!Check(S, DecodeDPRRegisterClass(Inst, Rd+2*inc, Address, Decoder)))
3607     return MCDisassembler::Fail;
3608
3609   if (Rm != 0xF) { // Writeback
3610     if (!Check(S, DecodeGPRRegisterClass(Inst, Rn, Address, Decoder)))
3611     return MCDisassembler::Fail;
3612   }
3613   if (!Check(S, DecodeGPRRegisterClass(Inst, Rn, Address, Decoder)))
3614     return MCDisassembler::Fail;
3615   Inst.addOperand(MCOperand::CreateImm(align));
3616   if (Rm != 0xF) {
3617     if (Rm != 0xD) {
3618       if (!Check(S, DecodeGPRRegisterClass(Inst, Rm, Address, Decoder)))
3619     return MCDisassembler::Fail;
3620     } else
3621       Inst.addOperand(MCOperand::CreateReg(0));
3622   }
3623
3624   if (!Check(S, DecodeDPRRegisterClass(Inst, Rd, Address, Decoder)))
3625     return MCDisassembler::Fail;
3626   if (!Check(S, DecodeDPRRegisterClass(Inst, Rd+inc, Address, Decoder)))
3627     return MCDisassembler::Fail;
3628   if (!Check(S, DecodeDPRRegisterClass(Inst, Rd+2*inc, Address, Decoder)))
3629     return MCDisassembler::Fail;
3630   Inst.addOperand(MCOperand::CreateImm(index));
3631
3632   return S;
3633 }
3634
3635 static DecodeStatus DecodeVST3LN(llvm::MCInst &Inst, unsigned Insn,
3636                          uint64_t Address, const void *Decoder) {
3637   DecodeStatus S = MCDisassembler::Success;
3638
3639   unsigned Rn = fieldFromInstruction32(Insn, 16, 4);
3640   unsigned Rm = fieldFromInstruction32(Insn, 0, 4);
3641   unsigned Rd = fieldFromInstruction32(Insn, 12, 4);
3642   Rd |= fieldFromInstruction32(Insn, 22, 1) << 4;
3643   unsigned size = fieldFromInstruction32(Insn, 10, 2);
3644
3645   unsigned align = 0;
3646   unsigned index = 0;
3647   unsigned inc = 1;
3648   switch (size) {
3649     default:
3650       return MCDisassembler::Fail;
3651     case 0:
3652       if (fieldFromInstruction32(Insn, 4, 1))
3653         return MCDisassembler::Fail; // UNDEFINED
3654       index = fieldFromInstruction32(Insn, 5, 3);
3655       break;
3656     case 1:
3657       if (fieldFromInstruction32(Insn, 4, 1))
3658         return MCDisassembler::Fail; // UNDEFINED
3659       index = fieldFromInstruction32(Insn, 6, 2);
3660       if (fieldFromInstruction32(Insn, 5, 1))
3661         inc = 2;
3662       break;
3663     case 2:
3664       if (fieldFromInstruction32(Insn, 4, 2))
3665         return MCDisassembler::Fail; // UNDEFINED
3666       index = fieldFromInstruction32(Insn, 7, 1);
3667       if (fieldFromInstruction32(Insn, 6, 1))
3668         inc = 2;
3669       break;
3670   }
3671
3672   if (Rm != 0xF) { // Writeback
3673     if (!Check(S, DecodeGPRRegisterClass(Inst, Rn, Address, Decoder)))
3674     return MCDisassembler::Fail;
3675   }
3676   if (!Check(S, DecodeGPRRegisterClass(Inst, Rn, Address, Decoder)))
3677     return MCDisassembler::Fail;
3678   Inst.addOperand(MCOperand::CreateImm(align));
3679   if (Rm != 0xF) {
3680     if (Rm != 0xD) {
3681       if (!Check(S, DecodeGPRRegisterClass(Inst, Rm, Address, Decoder)))
3682     return MCDisassembler::Fail;
3683     } else
3684       Inst.addOperand(MCOperand::CreateReg(0));
3685   }
3686
3687   if (!Check(S, DecodeDPRRegisterClass(Inst, Rd, Address, Decoder)))
3688     return MCDisassembler::Fail;
3689   if (!Check(S, DecodeDPRRegisterClass(Inst, Rd+inc, Address, Decoder)))
3690     return MCDisassembler::Fail;
3691   if (!Check(S, DecodeDPRRegisterClass(Inst, Rd+2*inc, Address, Decoder)))
3692     return MCDisassembler::Fail;
3693   Inst.addOperand(MCOperand::CreateImm(index));
3694
3695   return S;
3696 }
3697
3698
3699 static DecodeStatus DecodeVLD4LN(llvm::MCInst &Inst, unsigned Insn,
3700                          uint64_t Address, const void *Decoder) {
3701   DecodeStatus S = MCDisassembler::Success;
3702
3703   unsigned Rn = fieldFromInstruction32(Insn, 16, 4);
3704   unsigned Rm = fieldFromInstruction32(Insn, 0, 4);
3705   unsigned Rd = fieldFromInstruction32(Insn, 12, 4);
3706   Rd |= fieldFromInstruction32(Insn, 22, 1) << 4;
3707   unsigned size = fieldFromInstruction32(Insn, 10, 2);
3708
3709   unsigned align = 0;
3710   unsigned index = 0;
3711   unsigned inc = 1;
3712   switch (size) {
3713     default:
3714       return MCDisassembler::Fail;
3715     case 0:
3716       if (fieldFromInstruction32(Insn, 4, 1))
3717         align = 4;
3718       index = fieldFromInstruction32(Insn, 5, 3);
3719       break;
3720     case 1:
3721       if (fieldFromInstruction32(Insn, 4, 1))
3722         align = 8;
3723       index = fieldFromInstruction32(Insn, 6, 2);
3724       if (fieldFromInstruction32(Insn, 5, 1))
3725         inc = 2;
3726       break;
3727     case 2:
3728       if (fieldFromInstruction32(Insn, 4, 2))
3729         align = 4 << fieldFromInstruction32(Insn, 4, 2);
3730       index = fieldFromInstruction32(Insn, 7, 1);
3731       if (fieldFromInstruction32(Insn, 6, 1))
3732         inc = 2;
3733       break;
3734   }
3735
3736   if (!Check(S, DecodeDPRRegisterClass(Inst, Rd, Address, Decoder)))
3737     return MCDisassembler::Fail;
3738   if (!Check(S, DecodeDPRRegisterClass(Inst, Rd+inc, Address, Decoder)))
3739     return MCDisassembler::Fail;
3740   if (!Check(S, DecodeDPRRegisterClass(Inst, Rd+2*inc, Address, Decoder)))
3741     return MCDisassembler::Fail;
3742   if (!Check(S, DecodeDPRRegisterClass(Inst, Rd+3*inc, Address, Decoder)))
3743     return MCDisassembler::Fail;
3744
3745   if (Rm != 0xF) { // Writeback
3746     if (!Check(S, DecodeGPRRegisterClass(Inst, Rn, Address, Decoder)))
3747       return MCDisassembler::Fail;
3748   }
3749   if (!Check(S, DecodeGPRRegisterClass(Inst, Rn, Address, Decoder)))
3750     return MCDisassembler::Fail;
3751   Inst.addOperand(MCOperand::CreateImm(align));
3752   if (Rm != 0xF) {
3753     if (Rm != 0xD) {
3754       if (!Check(S, DecodeGPRRegisterClass(Inst, Rm, Address, Decoder)))
3755         return MCDisassembler::Fail;
3756     } else
3757       Inst.addOperand(MCOperand::CreateReg(0));
3758   }
3759
3760   if (!Check(S, DecodeDPRRegisterClass(Inst, Rd, Address, Decoder)))
3761     return MCDisassembler::Fail;
3762   if (!Check(S, DecodeDPRRegisterClass(Inst, Rd+inc, Address, Decoder)))
3763     return MCDisassembler::Fail;
3764   if (!Check(S, DecodeDPRRegisterClass(Inst, Rd+2*inc, Address, Decoder)))
3765     return MCDisassembler::Fail;
3766   if (!Check(S, DecodeDPRRegisterClass(Inst, Rd+3*inc, Address, Decoder)))
3767     return MCDisassembler::Fail;
3768   Inst.addOperand(MCOperand::CreateImm(index));
3769
3770   return S;
3771 }
3772
3773 static DecodeStatus DecodeVST4LN(llvm::MCInst &Inst, unsigned Insn,
3774                          uint64_t Address, const void *Decoder) {
3775   DecodeStatus S = MCDisassembler::Success;
3776
3777   unsigned Rn = fieldFromInstruction32(Insn, 16, 4);
3778   unsigned Rm = fieldFromInstruction32(Insn, 0, 4);
3779   unsigned Rd = fieldFromInstruction32(Insn, 12, 4);
3780   Rd |= fieldFromInstruction32(Insn, 22, 1) << 4;
3781   unsigned size = fieldFromInstruction32(Insn, 10, 2);
3782
3783   unsigned align = 0;
3784   unsigned index = 0;
3785   unsigned inc = 1;
3786   switch (size) {
3787     default:
3788       return MCDisassembler::Fail;
3789     case 0:
3790       if (fieldFromInstruction32(Insn, 4, 1))
3791         align = 4;
3792       index = fieldFromInstruction32(Insn, 5, 3);
3793       break;
3794     case 1:
3795       if (fieldFromInstruction32(Insn, 4, 1))
3796         align = 8;
3797       index = fieldFromInstruction32(Insn, 6, 2);
3798       if (fieldFromInstruction32(Insn, 5, 1))
3799         inc = 2;
3800       break;
3801     case 2:
3802       if (fieldFromInstruction32(Insn, 4, 2))
3803         align = 4 << fieldFromInstruction32(Insn, 4, 2);
3804       index = fieldFromInstruction32(Insn, 7, 1);
3805       if (fieldFromInstruction32(Insn, 6, 1))
3806         inc = 2;
3807       break;
3808   }
3809
3810   if (Rm != 0xF) { // Writeback
3811     if (!Check(S, DecodeGPRRegisterClass(Inst, Rn, Address, Decoder)))
3812     return MCDisassembler::Fail;
3813   }
3814   if (!Check(S, DecodeGPRRegisterClass(Inst, Rn, Address, Decoder)))
3815     return MCDisassembler::Fail;
3816   Inst.addOperand(MCOperand::CreateImm(align));
3817   if (Rm != 0xF) {
3818     if (Rm != 0xD) {
3819       if (!Check(S, DecodeGPRRegisterClass(Inst, Rm, Address, Decoder)))
3820     return MCDisassembler::Fail;
3821     } else
3822       Inst.addOperand(MCOperand::CreateReg(0));
3823   }
3824
3825   if (!Check(S, DecodeDPRRegisterClass(Inst, Rd, Address, Decoder)))
3826     return MCDisassembler::Fail;
3827   if (!Check(S, DecodeDPRRegisterClass(Inst, Rd+inc, Address, Decoder)))
3828     return MCDisassembler::Fail;
3829   if (!Check(S, DecodeDPRRegisterClass(Inst, Rd+2*inc, Address, Decoder)))
3830     return MCDisassembler::Fail;
3831   if (!Check(S, DecodeDPRRegisterClass(Inst, Rd+3*inc, Address, Decoder)))
3832     return MCDisassembler::Fail;
3833   Inst.addOperand(MCOperand::CreateImm(index));
3834
3835   return S;
3836 }
3837
3838 static DecodeStatus DecodeVMOVSRR(llvm::MCInst &Inst, unsigned Insn,
3839                                   uint64_t Address, const void *Decoder) {
3840   DecodeStatus S = MCDisassembler::Success;
3841   unsigned Rt  = fieldFromInstruction32(Insn, 12, 4);
3842   unsigned Rt2 = fieldFromInstruction32(Insn, 16, 4);
3843   unsigned Rm  = fieldFromInstruction32(Insn,  0, 4);
3844   unsigned pred = fieldFromInstruction32(Insn, 28, 4);
3845   Rm |= fieldFromInstruction32(Insn, 5, 1) << 4;
3846
3847   if (Rt == 0xF || Rt2 == 0xF || Rm == 0x1F)
3848     S = MCDisassembler::SoftFail;
3849
3850   if (!Check(S, DecodeSPRRegisterClass(Inst, Rm  , Address, Decoder)))
3851     return MCDisassembler::Fail;
3852   if (!Check(S, DecodeSPRRegisterClass(Inst, Rm+1, Address, Decoder)))
3853     return MCDisassembler::Fail;
3854   if (!Check(S, DecodeGPRRegisterClass(Inst, Rt  , Address, Decoder)))
3855     return MCDisassembler::Fail;
3856   if (!Check(S, DecodeGPRRegisterClass(Inst, Rt2 , Address, Decoder)))
3857     return MCDisassembler::Fail;
3858   if (!Check(S, DecodePredicateOperand(Inst, pred, Address, Decoder)))
3859     return MCDisassembler::Fail;
3860
3861   return S;
3862 }
3863
3864 static DecodeStatus DecodeVMOVRRS(llvm::MCInst &Inst, unsigned Insn,
3865                                   uint64_t Address, const void *Decoder) {
3866   DecodeStatus S = MCDisassembler::Success;
3867   unsigned Rt  = fieldFromInstruction32(Insn, 12, 4);
3868   unsigned Rt2 = fieldFromInstruction32(Insn, 16, 4);
3869   unsigned Rm  = fieldFromInstruction32(Insn,  0, 4);
3870   unsigned pred = fieldFromInstruction32(Insn, 28, 4);
3871   Rm |= fieldFromInstruction32(Insn, 5, 1) << 4;
3872
3873   if (Rt == 0xF || Rt2 == 0xF || Rm == 0x1F)
3874     S = MCDisassembler::SoftFail;
3875
3876   if (!Check(S, DecodeGPRRegisterClass(Inst, Rt  , Address, Decoder)))
3877     return MCDisassembler::Fail;
3878   if (!Check(S, DecodeGPRRegisterClass(Inst, Rt2 , Address, Decoder)))
3879     return MCDisassembler::Fail;
3880   if (!Check(S, DecodeSPRRegisterClass(Inst, Rm  , Address, Decoder)))
3881     return MCDisassembler::Fail;
3882   if (!Check(S, DecodeSPRRegisterClass(Inst, Rm+1, Address, Decoder)))
3883     return MCDisassembler::Fail;
3884   if (!Check(S, DecodePredicateOperand(Inst, pred, Address, Decoder)))
3885     return MCDisassembler::Fail;
3886
3887   return S;
3888 }
3889
3890 static DecodeStatus DecodeIT(llvm::MCInst &Inst, unsigned Insn,
3891                              uint64_t Address, const void *Decoder) {
3892   DecodeStatus S = MCDisassembler::Success;
3893   unsigned pred = fieldFromInstruction16(Insn, 4, 4);
3894   // The InstPrinter needs to have the low bit of the predicate in
3895   // the mask operand to be able to print it properly.
3896   unsigned mask = fieldFromInstruction16(Insn, 0, 5);
3897
3898   if (pred == 0xF) {
3899     pred = 0xE;
3900     S = MCDisassembler::SoftFail;
3901   }
3902
3903   if ((mask & 0xF) == 0) {
3904     // Preserve the high bit of the mask, which is the low bit of
3905     // the predicate.
3906     mask &= 0x10;
3907     mask |= 0x8;
3908     S = MCDisassembler::SoftFail;
3909   }
3910
3911   Inst.addOperand(MCOperand::CreateImm(pred));
3912   Inst.addOperand(MCOperand::CreateImm(mask));
3913   return S;
3914 }
3915
3916 static DecodeStatus
3917 DecodeT2LDRDPreInstruction(llvm::MCInst &Inst, unsigned Insn,
3918                            uint64_t Address, const void *Decoder) {
3919   DecodeStatus S = MCDisassembler::Success;
3920
3921   unsigned Rt = fieldFromInstruction32(Insn, 12, 4);
3922   unsigned Rt2 = fieldFromInstruction32(Insn, 8, 4);
3923   unsigned Rn = fieldFromInstruction32(Insn, 16, 4);
3924   unsigned addr = fieldFromInstruction32(Insn, 0, 8);
3925   unsigned W = fieldFromInstruction32(Insn, 21, 1);
3926   unsigned U = fieldFromInstruction32(Insn, 23, 1);
3927   unsigned P = fieldFromInstruction32(Insn, 24, 1);
3928   bool writeback = (W == 1) | (P == 0);
3929
3930   addr |= (U << 8) | (Rn << 9);
3931
3932   if (writeback && (Rn == Rt || Rn == Rt2))
3933     Check(S, MCDisassembler::SoftFail);
3934   if (Rt == Rt2)
3935     Check(S, MCDisassembler::SoftFail);
3936
3937   // Rt
3938   if (!Check(S, DecoderGPRRegisterClass(Inst, Rt, Address, Decoder)))
3939     return MCDisassembler::Fail;
3940   // Rt2
3941   if (!Check(S, DecoderGPRRegisterClass(Inst, Rt2, Address, Decoder)))
3942     return MCDisassembler::Fail;
3943   // Writeback operand
3944   if (!Check(S, DecoderGPRRegisterClass(Inst, Rn, Address, Decoder)))
3945     return MCDisassembler::Fail;
3946   // addr
3947   if (!Check(S, DecodeT2AddrModeImm8s4(Inst, addr, Address, Decoder)))
3948     return MCDisassembler::Fail;
3949
3950   return S;
3951 }
3952
3953 static DecodeStatus
3954 DecodeT2STRDPreInstruction(llvm::MCInst &Inst, unsigned Insn,
3955                            uint64_t Address, const void *Decoder) {
3956   DecodeStatus S = MCDisassembler::Success;
3957
3958   unsigned Rt = fieldFromInstruction32(Insn, 12, 4);
3959   unsigned Rt2 = fieldFromInstruction32(Insn, 8, 4);
3960   unsigned Rn = fieldFromInstruction32(Insn, 16, 4);
3961   unsigned addr = fieldFromInstruction32(Insn, 0, 8);
3962   unsigned W = fieldFromInstruction32(Insn, 21, 1);
3963   unsigned U = fieldFromInstruction32(Insn, 23, 1);
3964   unsigned P = fieldFromInstruction32(Insn, 24, 1);
3965   bool writeback = (W == 1) | (P == 0);
3966
3967   addr |= (U << 8) | (Rn << 9);
3968
3969   if (writeback && (Rn == Rt || Rn == Rt2))
3970     Check(S, MCDisassembler::SoftFail);
3971
3972   // Writeback operand
3973   if (!Check(S, DecoderGPRRegisterClass(Inst, Rn, Address, Decoder)))
3974     return MCDisassembler::Fail;
3975   // Rt
3976   if (!Check(S, DecoderGPRRegisterClass(Inst, Rt, Address, Decoder)))
3977     return MCDisassembler::Fail;
3978   // Rt2
3979   if (!Check(S, DecoderGPRRegisterClass(Inst, Rt2, Address, Decoder)))
3980     return MCDisassembler::Fail;
3981   // addr
3982   if (!Check(S, DecodeT2AddrModeImm8s4(Inst, addr, Address, Decoder)))
3983     return MCDisassembler::Fail;
3984
3985   return S;
3986 }
3987
3988 static DecodeStatus DecodeT2Adr(llvm::MCInst &Inst, uint32_t Insn,
3989                                 uint64_t Address, const void *Decoder) {
3990   unsigned sign1 = fieldFromInstruction32(Insn, 21, 1);
3991   unsigned sign2 = fieldFromInstruction32(Insn, 23, 1);
3992   if (sign1 != sign2) return MCDisassembler::Fail;
3993
3994   unsigned Val = fieldFromInstruction32(Insn, 0, 8);
3995   Val |= fieldFromInstruction32(Insn, 12, 3) << 8;
3996   Val |= fieldFromInstruction32(Insn, 26, 1) << 11;
3997   Val |= sign1 << 12;
3998   Inst.addOperand(MCOperand::CreateImm(SignExtend32<13>(Val)));
3999
4000   return MCDisassembler::Success;
4001 }
4002
4003 static DecodeStatus DecodeT2ShifterImmOperand(llvm::MCInst &Inst, uint32_t Val,
4004                                               uint64_t Address,
4005                                               const void *Decoder) {
4006   DecodeStatus S = MCDisassembler::Success;
4007
4008   // Shift of "asr #32" is not allowed in Thumb2 mode.
4009   if (Val == 0x20) S = MCDisassembler::SoftFail;
4010   Inst.addOperand(MCOperand::CreateImm(Val));
4011   return S;
4012 }
4013
4014 static DecodeStatus DecodeSwap(llvm::MCInst &Inst, unsigned Insn,
4015                                uint64_t Address, const void *Decoder) {
4016   unsigned Rt   = fieldFromInstruction32(Insn, 12, 4);
4017   unsigned Rt2  = fieldFromInstruction32(Insn, 0,  4);
4018   unsigned Rn   = fieldFromInstruction32(Insn, 16, 4);
4019   unsigned pred = fieldFromInstruction32(Insn, 28, 4);
4020
4021   if (pred == 0xF)
4022     return DecodeCPSInstruction(Inst, Insn, Address, Decoder);
4023
4024   DecodeStatus S = MCDisassembler::Success;
4025   if (!Check(S, DecodeGPRnopcRegisterClass(Inst, Rt, Address, Decoder)))
4026     return MCDisassembler::Fail;
4027   if (!Check(S, DecodeGPRnopcRegisterClass(Inst, Rt2, Address, Decoder)))
4028     return MCDisassembler::Fail;
4029   if (!Check(S, DecodeGPRnopcRegisterClass(Inst, Rn, Address, Decoder)))
4030     return MCDisassembler::Fail;
4031   if (!Check(S, DecodePredicateOperand(Inst, pred, Address, Decoder)))
4032     return MCDisassembler::Fail;
4033
4034   return S;
4035 }
4036
4037 static DecodeStatus DecodeVCVTD(llvm::MCInst &Inst, unsigned Insn,
4038                                 uint64_t Address, const void *Decoder) {
4039   unsigned Vd = (fieldFromInstruction32(Insn, 12, 4) << 0);
4040   Vd |= (fieldFromInstruction32(Insn, 22, 1) << 4);
4041   unsigned Vm = (fieldFromInstruction32(Insn, 0, 4) << 0);
4042   Vm |= (fieldFromInstruction32(Insn, 5, 1) << 4);
4043   unsigned imm = fieldFromInstruction32(Insn, 16, 6);
4044   unsigned cmode = fieldFromInstruction32(Insn, 8, 4);
4045
4046   DecodeStatus S = MCDisassembler::Success;
4047
4048   // VMOVv2f32 is ambiguous with these decodings.
4049   if (!(imm & 0x38) && cmode == 0xF) {
4050     Inst.setOpcode(ARM::VMOVv2f32);
4051     return DecodeNEONModImmInstruction(Inst, Insn, Address, Decoder);
4052   }
4053
4054   if (!(imm & 0x20)) Check(S, MCDisassembler::SoftFail);
4055
4056   if (!Check(S, DecodeDPRRegisterClass(Inst, Vd, Address, Decoder)))
4057     return MCDisassembler::Fail;
4058   if (!Check(S, DecodeDPRRegisterClass(Inst, Vm, Address, Decoder)))
4059     return MCDisassembler::Fail;
4060   Inst.addOperand(MCOperand::CreateImm(64 - imm));
4061
4062   return S;
4063 }
4064
4065 static DecodeStatus DecodeVCVTQ(llvm::MCInst &Inst, unsigned Insn,
4066                                 uint64_t Address, const void *Decoder) {
4067   unsigned Vd = (fieldFromInstruction32(Insn, 12, 4) << 0);
4068   Vd |= (fieldFromInstruction32(Insn, 22, 1) << 4);
4069   unsigned Vm = (fieldFromInstruction32(Insn, 0, 4) << 0);
4070   Vm |= (fieldFromInstruction32(Insn, 5, 1) << 4);
4071   unsigned imm = fieldFromInstruction32(Insn, 16, 6);
4072   unsigned cmode = fieldFromInstruction32(Insn, 8, 4);
4073
4074   DecodeStatus S = MCDisassembler::Success;
4075
4076   // VMOVv4f32 is ambiguous with these decodings.
4077   if (!(imm & 0x38) && cmode == 0xF) {
4078     Inst.setOpcode(ARM::VMOVv4f32);
4079     return DecodeNEONModImmInstruction(Inst, Insn, Address, Decoder);
4080   }
4081
4082   if (!(imm & 0x20)) Check(S, MCDisassembler::SoftFail);
4083
4084   if (!Check(S, DecodeQPRRegisterClass(Inst, Vd, Address, Decoder)))
4085     return MCDisassembler::Fail;
4086   if (!Check(S, DecodeQPRRegisterClass(Inst, Vm, Address, Decoder)))
4087     return MCDisassembler::Fail;
4088   Inst.addOperand(MCOperand::CreateImm(64 - imm));
4089
4090   return S;
4091 }