[FastISel][AArch64] Cleanup and simplify 'fastSelectInstruction'. NFC.
[oota-llvm.git] / lib / Target / ARM / InstPrinter / ARMInstPrinter.cpp
1 //===-- ARMInstPrinter.cpp - Convert ARM MCInst to assembly syntax --------===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 // This class prints an ARM MCInst to a .s file.
11 //
12 //===----------------------------------------------------------------------===//
13
14 #include "ARMInstPrinter.h"
15 #include "MCTargetDesc/ARMAddressingModes.h"
16 #include "MCTargetDesc/ARMBaseInfo.h"
17 #include "llvm/MC/MCAsmInfo.h"
18 #include "llvm/MC/MCExpr.h"
19 #include "llvm/MC/MCInst.h"
20 #include "llvm/MC/MCInstrInfo.h"
21 #include "llvm/MC/MCRegisterInfo.h"
22 #include "llvm/Support/raw_ostream.h"
23 using namespace llvm;
24
25 #define DEBUG_TYPE "asm-printer"
26
27 #include "ARMGenAsmWriter.inc"
28
29 /// translateShiftImm - Convert shift immediate from 0-31 to 1-32 for printing.
30 ///
31 /// getSORegOffset returns an integer from 0-31, representing '32' as 0.
32 static unsigned translateShiftImm(unsigned imm) {
33   // lsr #32 and asr #32 exist, but should be encoded as a 0.
34   assert((imm & ~0x1f) == 0 && "Invalid shift encoding");
35
36   if (imm == 0)
37     return 32;
38   return imm;
39 }
40
41 /// Prints the shift value with an immediate value.
42 static void printRegImmShift(raw_ostream &O, ARM_AM::ShiftOpc ShOpc,
43                           unsigned ShImm, bool UseMarkup) {
44   if (ShOpc == ARM_AM::no_shift || (ShOpc == ARM_AM::lsl && !ShImm))
45     return;
46   O << ", ";
47
48   assert (!(ShOpc == ARM_AM::ror && !ShImm) && "Cannot have ror #0");
49   O << getShiftOpcStr(ShOpc);
50
51   if (ShOpc != ARM_AM::rrx) {
52     O << " ";
53     if (UseMarkup)
54       O << "<imm:";
55     O << "#" << translateShiftImm(ShImm);
56     if (UseMarkup)
57       O << ">";
58   }
59 }
60
61 ARMInstPrinter::ARMInstPrinter(const MCAsmInfo &MAI,
62                                const MCInstrInfo &MII,
63                                const MCRegisterInfo &MRI,
64                                const MCSubtargetInfo &STI) :
65   MCInstPrinter(MAI, MII, MRI) {
66   // Initialize the set of available features.
67   setAvailableFeatures(STI.getFeatureBits());
68 }
69
70 void ARMInstPrinter::printRegName(raw_ostream &OS, unsigned RegNo) const {
71   OS << markup("<reg:")
72      << getRegisterName(RegNo)
73      << markup(">");
74 }
75
76 void ARMInstPrinter::printInst(const MCInst *MI, raw_ostream &O,
77                                StringRef Annot) {
78   unsigned Opcode = MI->getOpcode();
79
80   switch(Opcode) {
81
82   // Check for HINT instructions w/ canonical names.
83   case ARM::HINT:
84   case ARM::tHINT:
85   case ARM::t2HINT:
86     switch (MI->getOperand(0).getImm()) {
87     case 0: O << "\tnop"; break;
88     case 1: O << "\tyield"; break;
89     case 2: O << "\twfe"; break;
90     case 3: O << "\twfi"; break;
91     case 4: O << "\tsev"; break;
92     case 5:
93       if ((getAvailableFeatures() & ARM::HasV8Ops)) {
94         O << "\tsevl";
95         break;
96       } // Fallthrough for non-v8
97     default:
98       // Anything else should just print normally.
99       printInstruction(MI, O);
100       printAnnotation(O, Annot);
101       return;
102     }
103     printPredicateOperand(MI, 1, O);
104     if (Opcode == ARM::t2HINT)
105       O << ".w";
106     printAnnotation(O, Annot);
107     return;
108
109   // Check for MOVs and print canonical forms, instead.
110   case ARM::MOVsr: {
111     // FIXME: Thumb variants?
112     const MCOperand &Dst = MI->getOperand(0);
113     const MCOperand &MO1 = MI->getOperand(1);
114     const MCOperand &MO2 = MI->getOperand(2);
115     const MCOperand &MO3 = MI->getOperand(3);
116
117     O << '\t' << ARM_AM::getShiftOpcStr(ARM_AM::getSORegShOp(MO3.getImm()));
118     printSBitModifierOperand(MI, 6, O);
119     printPredicateOperand(MI, 4, O);
120
121     O << '\t';
122     printRegName(O, Dst.getReg());
123     O << ", ";
124     printRegName(O, MO1.getReg());
125
126     O << ", ";
127     printRegName(O, MO2.getReg());
128     assert(ARM_AM::getSORegOffset(MO3.getImm()) == 0);
129     printAnnotation(O, Annot);
130     return;
131   }
132
133   case ARM::MOVsi: {
134     // FIXME: Thumb variants?
135     const MCOperand &Dst = MI->getOperand(0);
136     const MCOperand &MO1 = MI->getOperand(1);
137     const MCOperand &MO2 = MI->getOperand(2);
138
139     O << '\t' << ARM_AM::getShiftOpcStr(ARM_AM::getSORegShOp(MO2.getImm()));
140     printSBitModifierOperand(MI, 5, O);
141     printPredicateOperand(MI, 3, O);
142
143     O << '\t';
144     printRegName(O, Dst.getReg());
145     O << ", ";
146     printRegName(O, MO1.getReg());
147
148     if (ARM_AM::getSORegShOp(MO2.getImm()) == ARM_AM::rrx) {
149       printAnnotation(O, Annot);
150       return;
151     }
152
153     O << ", "
154       << markup("<imm:")
155       << "#" << translateShiftImm(ARM_AM::getSORegOffset(MO2.getImm()))
156       << markup(">");
157     printAnnotation(O, Annot);
158     return;
159   }
160
161   // A8.6.123 PUSH
162   case ARM::STMDB_UPD:
163   case ARM::t2STMDB_UPD:
164     if (MI->getOperand(0).getReg() == ARM::SP && MI->getNumOperands() > 5) {
165       // Should only print PUSH if there are at least two registers in the list.
166       O << '\t' << "push";
167       printPredicateOperand(MI, 2, O);
168       if (Opcode == ARM::t2STMDB_UPD)
169         O << ".w";
170       O << '\t';
171       printRegisterList(MI, 4, O);
172       printAnnotation(O, Annot);
173       return;
174     } else
175       break;
176
177   case ARM::STR_PRE_IMM:
178     if (MI->getOperand(2).getReg() == ARM::SP &&
179         MI->getOperand(3).getImm() == -4) {
180       O << '\t' << "push";
181       printPredicateOperand(MI, 4, O);
182       O << "\t{";
183       printRegName(O, MI->getOperand(1).getReg());
184       O << "}";
185       printAnnotation(O, Annot);
186       return;
187     } else
188       break;
189
190   // A8.6.122 POP
191   case ARM::LDMIA_UPD:
192   case ARM::t2LDMIA_UPD:
193     if (MI->getOperand(0).getReg() == ARM::SP && MI->getNumOperands() > 5) {
194       // Should only print POP if there are at least two registers in the list.
195       O << '\t' << "pop";
196       printPredicateOperand(MI, 2, O);
197       if (Opcode == ARM::t2LDMIA_UPD)
198         O << ".w";
199       O << '\t';
200       printRegisterList(MI, 4, O);
201       printAnnotation(O, Annot);
202       return;
203     } else
204       break;
205
206   case ARM::LDR_POST_IMM:
207     if (MI->getOperand(2).getReg() == ARM::SP &&
208         MI->getOperand(4).getImm() == 4) {
209       O << '\t' << "pop";
210       printPredicateOperand(MI, 5, O);
211       O << "\t{";
212       printRegName(O, MI->getOperand(0).getReg());
213       O << "}";
214       printAnnotation(O, Annot);
215       return;
216     } else
217       break;
218
219   // A8.6.355 VPUSH
220   case ARM::VSTMSDB_UPD:
221   case ARM::VSTMDDB_UPD:
222     if (MI->getOperand(0).getReg() == ARM::SP) {
223       O << '\t' << "vpush";
224       printPredicateOperand(MI, 2, O);
225       O << '\t';
226       printRegisterList(MI, 4, O);
227       printAnnotation(O, Annot);
228       return;
229     } else
230       break;
231
232   // A8.6.354 VPOP
233   case ARM::VLDMSIA_UPD:
234   case ARM::VLDMDIA_UPD:
235     if (MI->getOperand(0).getReg() == ARM::SP) {
236       O << '\t' << "vpop";
237       printPredicateOperand(MI, 2, O);
238       O << '\t';
239       printRegisterList(MI, 4, O);
240       printAnnotation(O, Annot);
241       return;
242     } else
243       break;
244
245   case ARM::tLDMIA: {
246     bool Writeback = true;
247     unsigned BaseReg = MI->getOperand(0).getReg();
248     for (unsigned i = 3; i < MI->getNumOperands(); ++i) {
249       if (MI->getOperand(i).getReg() == BaseReg)
250         Writeback = false;
251     }
252
253     O << "\tldm";
254
255     printPredicateOperand(MI, 1, O);
256     O << '\t';
257     printRegName(O, BaseReg);
258     if (Writeback) O << "!";
259     O << ", ";
260     printRegisterList(MI, 3, O);
261     printAnnotation(O, Annot);
262     return;
263   }
264
265   // Combine 2 GPRs from disassember into a GPRPair to match with instr def.
266   // ldrexd/strexd require even/odd GPR pair. To enforce this constraint,
267   // a single GPRPair reg operand is used in the .td file to replace the two
268   // GPRs. However, when decoding them, the two GRPs cannot be automatically
269   // expressed as a GPRPair, so we have to manually merge them.
270   // FIXME: We would really like to be able to tablegen'erate this.
271   case ARM::LDREXD: case ARM::STREXD:
272   case ARM::LDAEXD: case ARM::STLEXD:
273     const MCRegisterClass& MRC = MRI.getRegClass(ARM::GPRRegClassID);
274     bool isStore = Opcode == ARM::STREXD || Opcode == ARM::STLEXD;
275     unsigned Reg = MI->getOperand(isStore ? 1 : 0).getReg();
276     if (MRC.contains(Reg)) {
277       MCInst NewMI;
278       MCOperand NewReg;
279       NewMI.setOpcode(Opcode);
280
281       if (isStore)
282         NewMI.addOperand(MI->getOperand(0));
283       NewReg = MCOperand::CreateReg(MRI.getMatchingSuperReg(Reg, ARM::gsub_0,
284         &MRI.getRegClass(ARM::GPRPairRegClassID)));
285       NewMI.addOperand(NewReg);
286
287       // Copy the rest operands into NewMI.
288       for(unsigned i= isStore ? 3 : 2; i < MI->getNumOperands(); ++i)
289         NewMI.addOperand(MI->getOperand(i));
290       printInstruction(&NewMI, O);
291       return;
292     }
293   }
294
295   printInstruction(MI, O);
296   printAnnotation(O, Annot);
297 }
298
299 void ARMInstPrinter::printOperand(const MCInst *MI, unsigned OpNo,
300                                   raw_ostream &O) {
301   const MCOperand &Op = MI->getOperand(OpNo);
302   if (Op.isReg()) {
303     unsigned Reg = Op.getReg();
304     printRegName(O, Reg);
305   } else if (Op.isImm()) {
306     O << markup("<imm:")
307       << '#' << formatImm(Op.getImm())
308       << markup(">");
309   } else {
310     assert(Op.isExpr() && "unknown operand kind in printOperand");
311     const MCExpr *Expr = Op.getExpr();
312     switch (Expr->getKind()) {
313     case MCExpr::Binary:
314       O << '#' << *Expr;
315       break;
316     case MCExpr::Constant: {
317       // If a symbolic branch target was added as a constant expression then
318       // print that address in hex. And only print 32 unsigned bits for the
319       // address.
320       const MCConstantExpr *Constant = cast<MCConstantExpr>(Expr);
321       int64_t TargetAddress;
322       if (!Constant->EvaluateAsAbsolute(TargetAddress)) {
323         O << '#' << *Expr;
324       } else {
325         O << "0x";
326         O.write_hex(static_cast<uint32_t>(TargetAddress));
327       }
328       break;
329     }
330     default:
331       // FIXME: Should we always treat this as if it is a constant literal and
332       // prefix it with '#'?
333       O << *Expr;
334       break;
335     }
336   }
337 }
338
339 void ARMInstPrinter::printThumbLdrLabelOperand(const MCInst *MI, unsigned OpNum,
340                                                raw_ostream &O) {
341   const MCOperand &MO1 = MI->getOperand(OpNum);
342   if (MO1.isExpr()) {
343     O << *MO1.getExpr();
344     return;
345   }
346
347   O << markup("<mem:") << "[pc, ";
348
349   int32_t OffImm = (int32_t)MO1.getImm();
350   bool isSub = OffImm < 0;
351
352   // Special value for #-0. All others are normal.
353   if (OffImm == INT32_MIN)
354     OffImm = 0;
355   if (isSub) {
356     O << markup("<imm:")
357       << "#-" << formatImm(-OffImm)
358       << markup(">");
359   } else {
360     O << markup("<imm:")
361       << "#" << formatImm(OffImm)
362       << markup(">");
363   }
364   O << "]" << markup(">");
365 }
366
367 // so_reg is a 4-operand unit corresponding to register forms of the A5.1
368 // "Addressing Mode 1 - Data-processing operands" forms.  This includes:
369 //    REG 0   0           - e.g. R5
370 //    REG REG 0,SH_OPC    - e.g. R5, ROR R3
371 //    REG 0   IMM,SH_OPC  - e.g. R5, LSL #3
372 void ARMInstPrinter::printSORegRegOperand(const MCInst *MI, unsigned OpNum,
373                                        raw_ostream &O) {
374   const MCOperand &MO1 = MI->getOperand(OpNum);
375   const MCOperand &MO2 = MI->getOperand(OpNum+1);
376   const MCOperand &MO3 = MI->getOperand(OpNum+2);
377
378   printRegName(O, MO1.getReg());
379
380   // Print the shift opc.
381   ARM_AM::ShiftOpc ShOpc = ARM_AM::getSORegShOp(MO3.getImm());
382   O << ", " << ARM_AM::getShiftOpcStr(ShOpc);
383   if (ShOpc == ARM_AM::rrx)
384     return;
385
386   O << ' ';
387   printRegName(O, MO2.getReg());
388   assert(ARM_AM::getSORegOffset(MO3.getImm()) == 0);
389 }
390
391 void ARMInstPrinter::printSORegImmOperand(const MCInst *MI, unsigned OpNum,
392                                        raw_ostream &O) {
393   const MCOperand &MO1 = MI->getOperand(OpNum);
394   const MCOperand &MO2 = MI->getOperand(OpNum+1);
395
396   printRegName(O, MO1.getReg());
397
398   // Print the shift opc.
399   printRegImmShift(O, ARM_AM::getSORegShOp(MO2.getImm()),
400                    ARM_AM::getSORegOffset(MO2.getImm()), UseMarkup);
401 }
402
403
404 //===--------------------------------------------------------------------===//
405 // Addressing Mode #2
406 //===--------------------------------------------------------------------===//
407
408 void ARMInstPrinter::printAM2PreOrOffsetIndexOp(const MCInst *MI, unsigned Op,
409                                                 raw_ostream &O) {
410   const MCOperand &MO1 = MI->getOperand(Op);
411   const MCOperand &MO2 = MI->getOperand(Op+1);
412   const MCOperand &MO3 = MI->getOperand(Op+2);
413
414   O << markup("<mem:") << "[";
415   printRegName(O, MO1.getReg());
416
417   if (!MO2.getReg()) {
418     if (ARM_AM::getAM2Offset(MO3.getImm())) { // Don't print +0.
419       O << ", "
420         << markup("<imm:")
421         << "#"
422         << ARM_AM::getAddrOpcStr(ARM_AM::getAM2Op(MO3.getImm()))
423         << ARM_AM::getAM2Offset(MO3.getImm())
424         << markup(">");
425     }
426     O << "]" << markup(">");
427     return;
428   }
429
430   O << ", ";
431   O << ARM_AM::getAddrOpcStr(ARM_AM::getAM2Op(MO3.getImm()));
432   printRegName(O, MO2.getReg());
433
434   printRegImmShift(O, ARM_AM::getAM2ShiftOpc(MO3.getImm()),
435                    ARM_AM::getAM2Offset(MO3.getImm()), UseMarkup);
436   O << "]" << markup(">");
437 }
438
439 void ARMInstPrinter::printAddrModeTBB(const MCInst *MI, unsigned Op,
440                                            raw_ostream &O) {
441   const MCOperand &MO1 = MI->getOperand(Op);
442   const MCOperand &MO2 = MI->getOperand(Op+1);
443   O << markup("<mem:") << "[";
444   printRegName(O, MO1.getReg());
445   O << ", ";
446   printRegName(O, MO2.getReg());
447   O << "]" << markup(">");
448 }
449
450 void ARMInstPrinter::printAddrModeTBH(const MCInst *MI, unsigned Op,
451                                            raw_ostream &O) {
452   const MCOperand &MO1 = MI->getOperand(Op);
453   const MCOperand &MO2 = MI->getOperand(Op+1);
454   O << markup("<mem:") << "[";
455   printRegName(O, MO1.getReg());
456   O << ", ";
457   printRegName(O, MO2.getReg());
458   O << ", lsl " << markup("<imm:") << "#1" << markup(">") << "]" << markup(">");
459 }
460
461 void ARMInstPrinter::printAddrMode2Operand(const MCInst *MI, unsigned Op,
462                                            raw_ostream &O) {
463   const MCOperand &MO1 = MI->getOperand(Op);
464
465   if (!MO1.isReg()) {   // FIXME: This is for CP entries, but isn't right.
466     printOperand(MI, Op, O);
467     return;
468   }
469
470 #ifndef NDEBUG
471   const MCOperand &MO3 = MI->getOperand(Op+2);
472   unsigned IdxMode = ARM_AM::getAM2IdxMode(MO3.getImm());
473   assert(IdxMode != ARMII::IndexModePost &&
474          "Should be pre or offset index op");
475 #endif
476
477   printAM2PreOrOffsetIndexOp(MI, Op, O);
478 }
479
480 void ARMInstPrinter::printAddrMode2OffsetOperand(const MCInst *MI,
481                                                  unsigned OpNum,
482                                                  raw_ostream &O) {
483   const MCOperand &MO1 = MI->getOperand(OpNum);
484   const MCOperand &MO2 = MI->getOperand(OpNum+1);
485
486   if (!MO1.getReg()) {
487     unsigned ImmOffs = ARM_AM::getAM2Offset(MO2.getImm());
488     O << markup("<imm:")
489       << '#' << ARM_AM::getAddrOpcStr(ARM_AM::getAM2Op(MO2.getImm()))
490       << ImmOffs
491       << markup(">");
492     return;
493   }
494
495   O << ARM_AM::getAddrOpcStr(ARM_AM::getAM2Op(MO2.getImm()));
496   printRegName(O, MO1.getReg());
497
498   printRegImmShift(O, ARM_AM::getAM2ShiftOpc(MO2.getImm()),
499                    ARM_AM::getAM2Offset(MO2.getImm()), UseMarkup);
500 }
501
502 //===--------------------------------------------------------------------===//
503 // Addressing Mode #3
504 //===--------------------------------------------------------------------===//
505
506 void ARMInstPrinter::printAM3PostIndexOp(const MCInst *MI, unsigned Op,
507                                          raw_ostream &O) {
508   const MCOperand &MO1 = MI->getOperand(Op);
509   const MCOperand &MO2 = MI->getOperand(Op+1);
510   const MCOperand &MO3 = MI->getOperand(Op+2);
511
512   O << markup("<mem:") << "[";
513   printRegName(O, MO1.getReg());
514   O << "], " << markup(">");
515
516   if (MO2.getReg()) {
517     O << (char)ARM_AM::getAM3Op(MO3.getImm());
518     printRegName(O, MO2.getReg());
519     return;
520   }
521
522   unsigned ImmOffs = ARM_AM::getAM3Offset(MO3.getImm());
523   O << markup("<imm:")
524     << '#'
525     << ARM_AM::getAddrOpcStr(ARM_AM::getAM3Op(MO3.getImm()))
526     << ImmOffs
527     << markup(">");
528 }
529
530 void ARMInstPrinter::printAM3PreOrOffsetIndexOp(const MCInst *MI, unsigned Op,
531                                                 raw_ostream &O,
532                                                 bool AlwaysPrintImm0) {
533   const MCOperand &MO1 = MI->getOperand(Op);
534   const MCOperand &MO2 = MI->getOperand(Op+1);
535   const MCOperand &MO3 = MI->getOperand(Op+2);
536
537   O << markup("<mem:") << '[';
538   printRegName(O, MO1.getReg());
539
540   if (MO2.getReg()) {
541     O << ", " << getAddrOpcStr(ARM_AM::getAM3Op(MO3.getImm()));
542     printRegName(O, MO2.getReg());
543     O << ']' << markup(">");
544     return;
545   }
546
547   //If the op is sub we have to print the immediate even if it is 0
548   unsigned ImmOffs = ARM_AM::getAM3Offset(MO3.getImm());
549   ARM_AM::AddrOpc op = ARM_AM::getAM3Op(MO3.getImm());
550
551   if (AlwaysPrintImm0 || ImmOffs || (op == ARM_AM::sub)) {
552     O << ", "
553       << markup("<imm:")
554       << "#"
555       << ARM_AM::getAddrOpcStr(op)
556       << ImmOffs
557       << markup(">");
558   }
559   O << ']' << markup(">");
560 }
561
562 template <bool AlwaysPrintImm0>
563 void ARMInstPrinter::printAddrMode3Operand(const MCInst *MI, unsigned Op,
564                                            raw_ostream &O) {
565   const MCOperand &MO1 = MI->getOperand(Op);
566   if (!MO1.isReg()) {   //  For label symbolic references.
567     printOperand(MI, Op, O);
568     return;
569   }
570
571   const MCOperand &MO3 = MI->getOperand(Op+2);
572   unsigned IdxMode = ARM_AM::getAM3IdxMode(MO3.getImm());
573
574   if (IdxMode == ARMII::IndexModePost) {
575     printAM3PostIndexOp(MI, Op, O);
576     return;
577   }
578   printAM3PreOrOffsetIndexOp(MI, Op, O, AlwaysPrintImm0);
579 }
580
581 void ARMInstPrinter::printAddrMode3OffsetOperand(const MCInst *MI,
582                                                  unsigned OpNum,
583                                                  raw_ostream &O) {
584   const MCOperand &MO1 = MI->getOperand(OpNum);
585   const MCOperand &MO2 = MI->getOperand(OpNum+1);
586
587   if (MO1.getReg()) {
588     O << getAddrOpcStr(ARM_AM::getAM3Op(MO2.getImm()));
589     printRegName(O, MO1.getReg());
590     return;
591   }
592
593   unsigned ImmOffs = ARM_AM::getAM3Offset(MO2.getImm());
594   O << markup("<imm:")
595     << '#' << ARM_AM::getAddrOpcStr(ARM_AM::getAM3Op(MO2.getImm())) << ImmOffs
596     << markup(">");
597 }
598
599 void ARMInstPrinter::printPostIdxImm8Operand(const MCInst *MI,
600                                              unsigned OpNum,
601                                              raw_ostream &O) {
602   const MCOperand &MO = MI->getOperand(OpNum);
603   unsigned Imm = MO.getImm();
604   O << markup("<imm:")
605     << '#' << ((Imm & 256) ? "" : "-") << (Imm & 0xff)
606     << markup(">");
607 }
608
609 void ARMInstPrinter::printPostIdxRegOperand(const MCInst *MI, unsigned OpNum,
610                                             raw_ostream &O) {
611   const MCOperand &MO1 = MI->getOperand(OpNum);
612   const MCOperand &MO2 = MI->getOperand(OpNum+1);
613
614   O << (MO2.getImm() ? "" : "-");
615   printRegName(O, MO1.getReg());
616 }
617
618 void ARMInstPrinter::printPostIdxImm8s4Operand(const MCInst *MI,
619                                              unsigned OpNum,
620                                              raw_ostream &O) {
621   const MCOperand &MO = MI->getOperand(OpNum);
622   unsigned Imm = MO.getImm();
623   O << markup("<imm:")
624     << '#' << ((Imm & 256) ? "" : "-") << ((Imm & 0xff) << 2)
625     << markup(">");
626 }
627
628
629 void ARMInstPrinter::printLdStmModeOperand(const MCInst *MI, unsigned OpNum,
630                                            raw_ostream &O) {
631   ARM_AM::AMSubMode Mode = ARM_AM::getAM4SubMode(MI->getOperand(OpNum)
632                                                  .getImm());
633   O << ARM_AM::getAMSubModeStr(Mode);
634 }
635
636 template <bool AlwaysPrintImm0>
637 void ARMInstPrinter::printAddrMode5Operand(const MCInst *MI, unsigned OpNum,
638                                            raw_ostream &O) {
639   const MCOperand &MO1 = MI->getOperand(OpNum);
640   const MCOperand &MO2 = MI->getOperand(OpNum+1);
641
642   if (!MO1.isReg()) {   // FIXME: This is for CP entries, but isn't right.
643     printOperand(MI, OpNum, O);
644     return;
645   }
646
647   O << markup("<mem:") << "[";
648   printRegName(O, MO1.getReg());
649
650   unsigned ImmOffs = ARM_AM::getAM5Offset(MO2.getImm());
651   unsigned Op = ARM_AM::getAM5Op(MO2.getImm());
652   if (AlwaysPrintImm0 || ImmOffs || Op == ARM_AM::sub) {
653     O << ", "
654       << markup("<imm:")
655       << "#"
656       << ARM_AM::getAddrOpcStr(ARM_AM::getAM5Op(MO2.getImm()))
657       << ImmOffs * 4
658       << markup(">");
659   }
660   O << "]" << markup(">");
661 }
662
663 void ARMInstPrinter::printAddrMode6Operand(const MCInst *MI, unsigned OpNum,
664                                            raw_ostream &O) {
665   const MCOperand &MO1 = MI->getOperand(OpNum);
666   const MCOperand &MO2 = MI->getOperand(OpNum+1);
667
668   O << markup("<mem:") << "[";
669   printRegName(O, MO1.getReg());
670   if (MO2.getImm()) {
671     O << ":" << (MO2.getImm() << 3);
672   }
673   O << "]" << markup(">");
674 }
675
676 void ARMInstPrinter::printAddrMode7Operand(const MCInst *MI, unsigned OpNum,
677                                            raw_ostream &O) {
678   const MCOperand &MO1 = MI->getOperand(OpNum);
679   O << markup("<mem:") << "[";
680   printRegName(O, MO1.getReg());
681   O << "]" << markup(">");
682 }
683
684 void ARMInstPrinter::printAddrMode6OffsetOperand(const MCInst *MI,
685                                                  unsigned OpNum,
686                                                  raw_ostream &O) {
687   const MCOperand &MO = MI->getOperand(OpNum);
688   if (MO.getReg() == 0)
689     O << "!";
690   else {
691     O << ", ";
692     printRegName(O, MO.getReg());
693   }
694 }
695
696 void ARMInstPrinter::printBitfieldInvMaskImmOperand(const MCInst *MI,
697                                                     unsigned OpNum,
698                                                     raw_ostream &O) {
699   const MCOperand &MO = MI->getOperand(OpNum);
700   uint32_t v = ~MO.getImm();
701   int32_t lsb = countTrailingZeros(v);
702   int32_t width = (32 - countLeadingZeros (v)) - lsb;
703   assert(MO.isImm() && "Not a valid bf_inv_mask_imm value!");
704   O << markup("<imm:") << '#' << lsb << markup(">")
705     << ", "
706     << markup("<imm:") << '#' << width << markup(">");
707 }
708
709 void ARMInstPrinter::printMemBOption(const MCInst *MI, unsigned OpNum,
710                                      raw_ostream &O) {
711   unsigned val = MI->getOperand(OpNum).getImm();
712   O << ARM_MB::MemBOptToString(val, (getAvailableFeatures() & ARM::HasV8Ops));
713 }
714
715 void ARMInstPrinter::printInstSyncBOption(const MCInst *MI, unsigned OpNum,
716                                           raw_ostream &O) {
717   unsigned val = MI->getOperand(OpNum).getImm();
718   O << ARM_ISB::InstSyncBOptToString(val);
719 }
720
721 void ARMInstPrinter::printShiftImmOperand(const MCInst *MI, unsigned OpNum,
722                                           raw_ostream &O) {
723   unsigned ShiftOp = MI->getOperand(OpNum).getImm();
724   bool isASR = (ShiftOp & (1 << 5)) != 0;
725   unsigned Amt = ShiftOp & 0x1f;
726   if (isASR) {
727     O << ", asr "
728       << markup("<imm:")
729       << "#" << (Amt == 0 ? 32 : Amt)
730       << markup(">");
731   }
732   else if (Amt) {
733     O << ", lsl "
734       << markup("<imm:")
735       << "#" << Amt
736       << markup(">");
737   }
738 }
739
740 void ARMInstPrinter::printPKHLSLShiftImm(const MCInst *MI, unsigned OpNum,
741                                          raw_ostream &O) {
742   unsigned Imm = MI->getOperand(OpNum).getImm();
743   if (Imm == 0)
744     return;
745   assert(Imm > 0 && Imm < 32 && "Invalid PKH shift immediate value!");
746   O << ", lsl " << markup("<imm:") << "#" << Imm << markup(">");
747 }
748
749 void ARMInstPrinter::printPKHASRShiftImm(const MCInst *MI, unsigned OpNum,
750                                          raw_ostream &O) {
751   unsigned Imm = MI->getOperand(OpNum).getImm();
752   // A shift amount of 32 is encoded as 0.
753   if (Imm == 0)
754     Imm = 32;
755   assert(Imm > 0 && Imm <= 32 && "Invalid PKH shift immediate value!");
756   O << ", asr " << markup("<imm:") << "#" << Imm << markup(">");
757 }
758
759 void ARMInstPrinter::printRegisterList(const MCInst *MI, unsigned OpNum,
760                                        raw_ostream &O) {
761   O << "{";
762   for (unsigned i = OpNum, e = MI->getNumOperands(); i != e; ++i) {
763     if (i != OpNum) O << ", ";
764     printRegName(O, MI->getOperand(i).getReg());
765   }
766   O << "}";
767 }
768
769 void ARMInstPrinter::printGPRPairOperand(const MCInst *MI, unsigned OpNum,
770                                          raw_ostream &O) {
771   unsigned Reg = MI->getOperand(OpNum).getReg();
772   printRegName(O, MRI.getSubReg(Reg, ARM::gsub_0));
773   O << ", ";
774   printRegName(O, MRI.getSubReg(Reg, ARM::gsub_1));
775 }
776
777
778 void ARMInstPrinter::printSetendOperand(const MCInst *MI, unsigned OpNum,
779                                         raw_ostream &O) {
780   const MCOperand &Op = MI->getOperand(OpNum);
781   if (Op.getImm())
782     O << "be";
783   else
784     O << "le";
785 }
786
787 void ARMInstPrinter::printCPSIMod(const MCInst *MI, unsigned OpNum,
788                                   raw_ostream &O) {
789   const MCOperand &Op = MI->getOperand(OpNum);
790   O << ARM_PROC::IModToString(Op.getImm());
791 }
792
793 void ARMInstPrinter::printCPSIFlag(const MCInst *MI, unsigned OpNum,
794                                    raw_ostream &O) {
795   const MCOperand &Op = MI->getOperand(OpNum);
796   unsigned IFlags = Op.getImm();
797   for (int i=2; i >= 0; --i)
798     if (IFlags & (1 << i))
799       O << ARM_PROC::IFlagsToString(1 << i);
800
801   if (IFlags == 0)
802     O << "none";
803 }
804
805 void ARMInstPrinter::printMSRMaskOperand(const MCInst *MI, unsigned OpNum,
806                                          raw_ostream &O) {
807   const MCOperand &Op = MI->getOperand(OpNum);
808   unsigned SpecRegRBit = Op.getImm() >> 4;
809   unsigned Mask = Op.getImm() & 0xf;
810   uint64_t FeatureBits = getAvailableFeatures();
811
812   if (FeatureBits & ARM::FeatureMClass) {
813     unsigned SYSm = Op.getImm();
814     unsigned Opcode = MI->getOpcode();
815
816     // For writes, handle extended mask bits if the DSP extension is present.
817     if (Opcode == ARM::t2MSR_M && (FeatureBits & ARM::FeatureDSPThumb2)) {
818       switch (SYSm) {
819       case 0x400: O << "apsr_g"; return;
820       case 0xc00: O << "apsr_nzcvqg"; return;
821       case 0x401: O << "iapsr_g"; return;
822       case 0xc01: O << "iapsr_nzcvqg"; return;
823       case 0x402: O << "eapsr_g"; return;
824       case 0xc02: O << "eapsr_nzcvqg"; return;
825       case 0x403: O << "xpsr_g"; return;
826       case 0xc03: O << "xpsr_nzcvqg"; return;
827       }
828     }
829
830     // Handle the basic 8-bit mask.
831     SYSm &= 0xff;
832
833     if (Opcode == ARM::t2MSR_M && (FeatureBits & ARM::HasV7Ops)) {
834       // ARMv7-M deprecates using MSR APSR without a _<bits> qualifier as an
835       // alias for MSR APSR_nzcvq.
836       switch (SYSm) {
837       case 0: O << "apsr_nzcvq"; return;
838       case 1: O << "iapsr_nzcvq"; return;
839       case 2: O << "eapsr_nzcvq"; return;
840       case 3: O << "xpsr_nzcvq"; return;
841       }
842     }
843
844     switch (SYSm) {
845     default: llvm_unreachable("Unexpected mask value!");
846     case  0: O << "apsr"; return;
847     case  1: O << "iapsr"; return;
848     case  2: O << "eapsr"; return;
849     case  3: O << "xpsr"; return;
850     case  5: O << "ipsr"; return;
851     case  6: O << "epsr"; return;
852     case  7: O << "iepsr"; return;
853     case  8: O << "msp"; return;
854     case  9: O << "psp"; return;
855     case 16: O << "primask"; return;
856     case 17: O << "basepri"; return;
857     case 18: O << "basepri_max"; return;
858     case 19: O << "faultmask"; return;
859     case 20: O << "control"; return;
860     }
861   }
862
863   // As special cases, CPSR_f, CPSR_s and CPSR_fs prefer printing as
864   // APSR_nzcvq, APSR_g and APSRnzcvqg, respectively.
865   if (!SpecRegRBit && (Mask == 8 || Mask == 4 || Mask == 12)) {
866     O << "APSR_";
867     switch (Mask) {
868     default: llvm_unreachable("Unexpected mask value!");
869     case 4:  O << "g"; return;
870     case 8:  O << "nzcvq"; return;
871     case 12: O << "nzcvqg"; return;
872     }
873   }
874
875   if (SpecRegRBit)
876     O << "SPSR";
877   else
878     O << "CPSR";
879
880   if (Mask) {
881     O << '_';
882     if (Mask & 8) O << 'f';
883     if (Mask & 4) O << 's';
884     if (Mask & 2) O << 'x';
885     if (Mask & 1) O << 'c';
886   }
887 }
888
889 void ARMInstPrinter::printBankedRegOperand(const MCInst *MI, unsigned OpNum,
890                                            raw_ostream &O) {
891   uint32_t Banked = MI->getOperand(OpNum).getImm();
892   uint32_t R = (Banked & 0x20) >> 5;
893   uint32_t SysM = Banked & 0x1f;
894
895   // Nothing much we can do about this, the encodings are specified in B9.2.3 of
896   // the ARM ARM v7C, and are all over the shop.
897   if (R) {
898     O << "SPSR_";
899
900     switch(SysM) {
901     case 0x0e: O << "fiq"; return;
902     case 0x10: O << "irq"; return;
903     case 0x12: O << "svc"; return;
904     case 0x14: O << "abt"; return;
905     case 0x16: O << "und"; return;
906     case 0x1c: O << "mon"; return;
907     case 0x1e: O << "hyp"; return;
908     default: llvm_unreachable("Invalid banked SPSR register");
909     }
910   }
911
912   assert(!R && "should have dealt with SPSR regs");
913   const char *RegNames[] = {
914     "r8_usr", "r9_usr", "r10_usr", "r11_usr", "r12_usr", "sp_usr", "lr_usr", "",
915     "r8_fiq", "r9_fiq", "r10_fiq", "r11_fiq", "r12_fiq", "sp_fiq", "lr_fiq", "",
916     "lr_irq", "sp_irq", "lr_svc",  "sp_svc",  "lr_abt",  "sp_abt", "lr_und", "sp_und",
917     "",       "",       "",        "",        "lr_mon",  "sp_mon", "elr_hyp", "sp_hyp"
918   };
919   const char *Name = RegNames[SysM];
920   assert(Name[0] && "invalid banked register operand");
921
922   O << Name;
923 }
924
925 void ARMInstPrinter::printPredicateOperand(const MCInst *MI, unsigned OpNum,
926                                            raw_ostream &O) {
927   ARMCC::CondCodes CC = (ARMCC::CondCodes)MI->getOperand(OpNum).getImm();
928   // Handle the undefined 15 CC value here for printing so we don't abort().
929   if ((unsigned)CC == 15)
930     O << "<und>";
931   else if (CC != ARMCC::AL)
932     O << ARMCondCodeToString(CC);
933 }
934
935 void ARMInstPrinter::printMandatoryPredicateOperand(const MCInst *MI,
936                                                     unsigned OpNum,
937                                                     raw_ostream &O) {
938   ARMCC::CondCodes CC = (ARMCC::CondCodes)MI->getOperand(OpNum).getImm();
939   O << ARMCondCodeToString(CC);
940 }
941
942 void ARMInstPrinter::printSBitModifierOperand(const MCInst *MI, unsigned OpNum,
943                                               raw_ostream &O) {
944   if (MI->getOperand(OpNum).getReg()) {
945     assert(MI->getOperand(OpNum).getReg() == ARM::CPSR &&
946            "Expect ARM CPSR register!");
947     O << 's';
948   }
949 }
950
951 void ARMInstPrinter::printNoHashImmediate(const MCInst *MI, unsigned OpNum,
952                                           raw_ostream &O) {
953   O << MI->getOperand(OpNum).getImm();
954 }
955
956 void ARMInstPrinter::printPImmediate(const MCInst *MI, unsigned OpNum,
957                                      raw_ostream &O) {
958   O << "p" << MI->getOperand(OpNum).getImm();
959 }
960
961 void ARMInstPrinter::printCImmediate(const MCInst *MI, unsigned OpNum,
962                                      raw_ostream &O) {
963   O << "c" << MI->getOperand(OpNum).getImm();
964 }
965
966 void ARMInstPrinter::printCoprocOptionImm(const MCInst *MI, unsigned OpNum,
967                                           raw_ostream &O) {
968   O << "{" << MI->getOperand(OpNum).getImm() << "}";
969 }
970
971 void ARMInstPrinter::printPCLabel(const MCInst *MI, unsigned OpNum,
972                                   raw_ostream &O) {
973   llvm_unreachable("Unhandled PC-relative pseudo-instruction!");
974 }
975
976 template<unsigned scale>
977 void ARMInstPrinter::printAdrLabelOperand(const MCInst *MI, unsigned OpNum,
978                                   raw_ostream &O) {
979   const MCOperand &MO = MI->getOperand(OpNum);
980
981   if (MO.isExpr()) {
982     O << *MO.getExpr();
983     return;
984   }
985
986   int32_t OffImm = (int32_t)MO.getImm() << scale;
987
988   O << markup("<imm:");
989   if (OffImm == INT32_MIN)
990     O << "#-0";
991   else if (OffImm < 0)
992     O << "#-" << -OffImm;
993   else
994     O << "#" << OffImm;
995   O << markup(">");
996 }
997
998 void ARMInstPrinter::printThumbS4ImmOperand(const MCInst *MI, unsigned OpNum,
999                                             raw_ostream &O) {
1000   O << markup("<imm:")
1001     << "#" << formatImm(MI->getOperand(OpNum).getImm() * 4)
1002     << markup(">");
1003 }
1004
1005 void ARMInstPrinter::printThumbSRImm(const MCInst *MI, unsigned OpNum,
1006                                      raw_ostream &O) {
1007   unsigned Imm = MI->getOperand(OpNum).getImm();
1008   O << markup("<imm:")
1009     << "#" << formatImm((Imm == 0 ? 32 : Imm))
1010     << markup(">");
1011 }
1012
1013 void ARMInstPrinter::printThumbITMask(const MCInst *MI, unsigned OpNum,
1014                                       raw_ostream &O) {
1015   // (3 - the number of trailing zeros) is the number of then / else.
1016   unsigned Mask = MI->getOperand(OpNum).getImm();
1017   unsigned Firstcond = MI->getOperand(OpNum-1).getImm();
1018   unsigned CondBit0 = Firstcond & 1;
1019   unsigned NumTZ = countTrailingZeros(Mask);
1020   assert(NumTZ <= 3 && "Invalid IT mask!");
1021   for (unsigned Pos = 3, e = NumTZ; Pos > e; --Pos) {
1022     bool T = ((Mask >> Pos) & 1) == CondBit0;
1023     if (T)
1024       O << 't';
1025     else
1026       O << 'e';
1027   }
1028 }
1029
1030 void ARMInstPrinter::printThumbAddrModeRROperand(const MCInst *MI, unsigned Op,
1031                                                  raw_ostream &O) {
1032   const MCOperand &MO1 = MI->getOperand(Op);
1033   const MCOperand &MO2 = MI->getOperand(Op + 1);
1034
1035   if (!MO1.isReg()) {   // FIXME: This is for CP entries, but isn't right.
1036     printOperand(MI, Op, O);
1037     return;
1038   }
1039
1040   O << markup("<mem:") << "[";
1041   printRegName(O, MO1.getReg());
1042   if (unsigned RegNum = MO2.getReg()) {
1043     O << ", ";
1044     printRegName(O, RegNum);
1045   }
1046   O << "]" << markup(">");
1047 }
1048
1049 void ARMInstPrinter::printThumbAddrModeImm5SOperand(const MCInst *MI,
1050                                                     unsigned Op,
1051                                                     raw_ostream &O,
1052                                                     unsigned Scale) {
1053   const MCOperand &MO1 = MI->getOperand(Op);
1054   const MCOperand &MO2 = MI->getOperand(Op + 1);
1055
1056   if (!MO1.isReg()) {   // FIXME: This is for CP entries, but isn't right.
1057     printOperand(MI, Op, O);
1058     return;
1059   }
1060
1061   O << markup("<mem:") << "[";
1062   printRegName(O, MO1.getReg());
1063   if (unsigned ImmOffs = MO2.getImm()) {
1064     O << ", "
1065       << markup("<imm:")
1066       << "#" << formatImm(ImmOffs * Scale)
1067       << markup(">");
1068   }
1069   O << "]" << markup(">");
1070 }
1071
1072 void ARMInstPrinter::printThumbAddrModeImm5S1Operand(const MCInst *MI,
1073                                                      unsigned Op,
1074                                                      raw_ostream &O) {
1075   printThumbAddrModeImm5SOperand(MI, Op, O, 1);
1076 }
1077
1078 void ARMInstPrinter::printThumbAddrModeImm5S2Operand(const MCInst *MI,
1079                                                      unsigned Op,
1080                                                      raw_ostream &O) {
1081   printThumbAddrModeImm5SOperand(MI, Op, O, 2);
1082 }
1083
1084 void ARMInstPrinter::printThumbAddrModeImm5S4Operand(const MCInst *MI,
1085                                                      unsigned Op,
1086                                                      raw_ostream &O) {
1087   printThumbAddrModeImm5SOperand(MI, Op, O, 4);
1088 }
1089
1090 void ARMInstPrinter::printThumbAddrModeSPOperand(const MCInst *MI, unsigned Op,
1091                                                  raw_ostream &O) {
1092   printThumbAddrModeImm5SOperand(MI, Op, O, 4);
1093 }
1094
1095 // Constant shifts t2_so_reg is a 2-operand unit corresponding to the Thumb2
1096 // register with shift forms.
1097 // REG 0   0           - e.g. R5
1098 // REG IMM, SH_OPC     - e.g. R5, LSL #3
1099 void ARMInstPrinter::printT2SOOperand(const MCInst *MI, unsigned OpNum,
1100                                       raw_ostream &O) {
1101   const MCOperand &MO1 = MI->getOperand(OpNum);
1102   const MCOperand &MO2 = MI->getOperand(OpNum+1);
1103
1104   unsigned Reg = MO1.getReg();
1105   printRegName(O, Reg);
1106
1107   // Print the shift opc.
1108   assert(MO2.isImm() && "Not a valid t2_so_reg value!");
1109   printRegImmShift(O, ARM_AM::getSORegShOp(MO2.getImm()),
1110                    ARM_AM::getSORegOffset(MO2.getImm()), UseMarkup);
1111 }
1112
1113 template <bool AlwaysPrintImm0>
1114 void ARMInstPrinter::printAddrModeImm12Operand(const MCInst *MI, unsigned OpNum,
1115                                                raw_ostream &O) {
1116   const MCOperand &MO1 = MI->getOperand(OpNum);
1117   const MCOperand &MO2 = MI->getOperand(OpNum+1);
1118
1119   if (!MO1.isReg()) {   // FIXME: This is for CP entries, but isn't right.
1120     printOperand(MI, OpNum, O);
1121     return;
1122   }
1123
1124   O << markup("<mem:") << "[";
1125   printRegName(O, MO1.getReg());
1126
1127   int32_t OffImm = (int32_t)MO2.getImm();
1128   bool isSub = OffImm < 0;
1129   // Special value for #-0. All others are normal.
1130   if (OffImm == INT32_MIN)
1131     OffImm = 0;
1132   if (isSub) {
1133     O << ", "
1134       << markup("<imm:")
1135       << "#-" << formatImm(-OffImm)
1136       << markup(">");
1137   }
1138   else if (AlwaysPrintImm0 || OffImm > 0) {
1139     O << ", "
1140       << markup("<imm:")
1141       << "#" << formatImm(OffImm)
1142       << markup(">");
1143   }
1144   O << "]" << markup(">");
1145 }
1146
1147 template<bool AlwaysPrintImm0>
1148 void ARMInstPrinter::printT2AddrModeImm8Operand(const MCInst *MI,
1149                                                 unsigned OpNum,
1150                                                 raw_ostream &O) {
1151   const MCOperand &MO1 = MI->getOperand(OpNum);
1152   const MCOperand &MO2 = MI->getOperand(OpNum+1);
1153
1154   O << markup("<mem:") << "[";
1155   printRegName(O, MO1.getReg());
1156
1157   int32_t OffImm = (int32_t)MO2.getImm();
1158   bool isSub = OffImm < 0;
1159   // Don't print +0.
1160   if (OffImm == INT32_MIN)
1161     OffImm = 0;
1162   if (isSub) {
1163     O << ", "
1164       << markup("<imm:")
1165       << "#-" << -OffImm
1166       << markup(">");
1167   } else if (AlwaysPrintImm0 || OffImm > 0) {
1168     O << ", "
1169       << markup("<imm:")
1170       << "#" << OffImm
1171       << markup(">");
1172   }
1173   O << "]" << markup(">");
1174 }
1175
1176 template<bool AlwaysPrintImm0>
1177 void ARMInstPrinter::printT2AddrModeImm8s4Operand(const MCInst *MI,
1178                                                   unsigned OpNum,
1179                                                   raw_ostream &O) {
1180   const MCOperand &MO1 = MI->getOperand(OpNum);
1181   const MCOperand &MO2 = MI->getOperand(OpNum+1);
1182
1183   if (!MO1.isReg()) {   //  For label symbolic references.
1184     printOperand(MI, OpNum, O);
1185     return;
1186   }
1187
1188   O << markup("<mem:") << "[";
1189   printRegName(O, MO1.getReg());
1190
1191   int32_t OffImm = (int32_t)MO2.getImm();
1192   bool isSub = OffImm < 0;
1193
1194   assert(((OffImm & 0x3) == 0) && "Not a valid immediate!");
1195
1196   // Don't print +0.
1197   if (OffImm == INT32_MIN)
1198     OffImm = 0;
1199   if (isSub) {
1200     O << ", "
1201       << markup("<imm:")
1202       << "#-" << -OffImm
1203       << markup(">");
1204   } else if (AlwaysPrintImm0 || OffImm > 0) {
1205     O << ", "
1206       << markup("<imm:")
1207       << "#" << OffImm
1208       << markup(">");
1209   }
1210   O << "]" << markup(">");
1211 }
1212
1213 void ARMInstPrinter::printT2AddrModeImm0_1020s4Operand(const MCInst *MI,
1214                                                        unsigned OpNum,
1215                                                        raw_ostream &O) {
1216   const MCOperand &MO1 = MI->getOperand(OpNum);
1217   const MCOperand &MO2 = MI->getOperand(OpNum+1);
1218
1219   O << markup("<mem:") << "[";
1220   printRegName(O, MO1.getReg());
1221   if (MO2.getImm()) {
1222     O << ", "
1223       << markup("<imm:")
1224       << "#" << formatImm(MO2.getImm() * 4)
1225       << markup(">");
1226   }
1227   O << "]" << markup(">");
1228 }
1229
1230 void ARMInstPrinter::printT2AddrModeImm8OffsetOperand(const MCInst *MI,
1231                                                       unsigned OpNum,
1232                                                       raw_ostream &O) {
1233   const MCOperand &MO1 = MI->getOperand(OpNum);
1234   int32_t OffImm = (int32_t)MO1.getImm();
1235   O << ", " << markup("<imm:");
1236   if (OffImm == INT32_MIN)
1237     O << "#-0";
1238   else if (OffImm < 0)
1239     O << "#-" << -OffImm;
1240   else
1241     O << "#" << OffImm;
1242   O << markup(">");
1243 }
1244
1245 void ARMInstPrinter::printT2AddrModeImm8s4OffsetOperand(const MCInst *MI,
1246                                                         unsigned OpNum,
1247                                                         raw_ostream &O) {
1248   const MCOperand &MO1 = MI->getOperand(OpNum);
1249   int32_t OffImm = (int32_t)MO1.getImm();
1250
1251   assert(((OffImm & 0x3) == 0) && "Not a valid immediate!");
1252
1253   O << ", " << markup("<imm:");
1254   if (OffImm == INT32_MIN)
1255     O << "#-0";
1256   else if (OffImm < 0)
1257     O << "#-" << -OffImm;
1258   else
1259     O << "#" << OffImm;
1260   O << markup(">");
1261 }
1262
1263 void ARMInstPrinter::printT2AddrModeSoRegOperand(const MCInst *MI,
1264                                                  unsigned OpNum,
1265                                                  raw_ostream &O) {
1266   const MCOperand &MO1 = MI->getOperand(OpNum);
1267   const MCOperand &MO2 = MI->getOperand(OpNum+1);
1268   const MCOperand &MO3 = MI->getOperand(OpNum+2);
1269
1270   O << markup("<mem:") << "[";
1271   printRegName(O, MO1.getReg());
1272
1273   assert(MO2.getReg() && "Invalid so_reg load / store address!");
1274   O << ", ";
1275   printRegName(O, MO2.getReg());
1276
1277   unsigned ShAmt = MO3.getImm();
1278   if (ShAmt) {
1279     assert(ShAmt <= 3 && "Not a valid Thumb2 addressing mode!");
1280     O << ", lsl "
1281       << markup("<imm:")
1282       << "#" << ShAmt
1283       << markup(">");
1284   }
1285   O << "]" << markup(">");
1286 }
1287
1288 void ARMInstPrinter::printFPImmOperand(const MCInst *MI, unsigned OpNum,
1289                                        raw_ostream &O) {
1290   const MCOperand &MO = MI->getOperand(OpNum);
1291   O << markup("<imm:")
1292     << '#' << ARM_AM::getFPImmFloat(MO.getImm())
1293     << markup(">");
1294 }
1295
1296 void ARMInstPrinter::printNEONModImmOperand(const MCInst *MI, unsigned OpNum,
1297                                             raw_ostream &O) {
1298   unsigned EncodedImm = MI->getOperand(OpNum).getImm();
1299   unsigned EltBits;
1300   uint64_t Val = ARM_AM::decodeNEONModImm(EncodedImm, EltBits);
1301   O << markup("<imm:")
1302     << "#0x";
1303   O.write_hex(Val);
1304   O << markup(">");
1305 }
1306
1307 void ARMInstPrinter::printImmPlusOneOperand(const MCInst *MI, unsigned OpNum,
1308                                             raw_ostream &O) {
1309   unsigned Imm = MI->getOperand(OpNum).getImm();
1310   O << markup("<imm:")
1311     << "#" << formatImm(Imm + 1)
1312     << markup(">");
1313 }
1314
1315 void ARMInstPrinter::printRotImmOperand(const MCInst *MI, unsigned OpNum,
1316                                         raw_ostream &O) {
1317   unsigned Imm = MI->getOperand(OpNum).getImm();
1318   if (Imm == 0)
1319     return;
1320   O << ", ror "
1321     << markup("<imm:")
1322     << "#";
1323   switch (Imm) {
1324   default: assert (0 && "illegal ror immediate!");
1325   case 1: O << "8"; break;
1326   case 2: O << "16"; break;
1327   case 3: O << "24"; break;
1328   }
1329   O << markup(">");
1330 }
1331
1332 void ARMInstPrinter::printFBits16(const MCInst *MI, unsigned OpNum,
1333                                   raw_ostream &O) {
1334   O << markup("<imm:")
1335     << "#" << 16 - MI->getOperand(OpNum).getImm()
1336     << markup(">");
1337 }
1338
1339 void ARMInstPrinter::printFBits32(const MCInst *MI, unsigned OpNum,
1340                                   raw_ostream &O) {
1341   O << markup("<imm:")
1342     << "#" << 32 - MI->getOperand(OpNum).getImm()
1343     << markup(">");
1344 }
1345
1346 void ARMInstPrinter::printVectorIndex(const MCInst *MI, unsigned OpNum,
1347                                       raw_ostream &O) {
1348   O << "[" << MI->getOperand(OpNum).getImm() << "]";
1349 }
1350
1351 void ARMInstPrinter::printVectorListOne(const MCInst *MI, unsigned OpNum,
1352                                         raw_ostream &O) {
1353   O << "{";
1354   printRegName(O, MI->getOperand(OpNum).getReg());
1355   O << "}";
1356 }
1357
1358 void ARMInstPrinter::printVectorListTwo(const MCInst *MI, unsigned OpNum,
1359                                           raw_ostream &O) {
1360   unsigned Reg = MI->getOperand(OpNum).getReg();
1361   unsigned Reg0 = MRI.getSubReg(Reg, ARM::dsub_0);
1362   unsigned Reg1 = MRI.getSubReg(Reg, ARM::dsub_1);
1363   O << "{";
1364   printRegName(O, Reg0);
1365   O << ", ";
1366   printRegName(O, Reg1);
1367   O << "}";
1368 }
1369
1370 void ARMInstPrinter::printVectorListTwoSpaced(const MCInst *MI,
1371                                               unsigned OpNum,
1372                                               raw_ostream &O) {
1373   unsigned Reg = MI->getOperand(OpNum).getReg();
1374   unsigned Reg0 = MRI.getSubReg(Reg, ARM::dsub_0);
1375   unsigned Reg1 = MRI.getSubReg(Reg, ARM::dsub_2);
1376   O << "{";
1377   printRegName(O, Reg0);
1378   O << ", ";
1379   printRegName(O, Reg1);
1380   O << "}";
1381 }
1382
1383 void ARMInstPrinter::printVectorListThree(const MCInst *MI, unsigned OpNum,
1384                                           raw_ostream &O) {
1385   // Normally, it's not safe to use register enum values directly with
1386   // addition to get the next register, but for VFP registers, the
1387   // sort order is guaranteed because they're all of the form D<n>.
1388   O << "{";
1389   printRegName(O, MI->getOperand(OpNum).getReg());
1390   O << ", ";
1391   printRegName(O, MI->getOperand(OpNum).getReg() + 1);
1392   O << ", ";
1393   printRegName(O, MI->getOperand(OpNum).getReg() + 2);
1394   O << "}";
1395 }
1396
1397 void ARMInstPrinter::printVectorListFour(const MCInst *MI, unsigned OpNum,
1398                                          raw_ostream &O) {
1399   // Normally, it's not safe to use register enum values directly with
1400   // addition to get the next register, but for VFP registers, the
1401   // sort order is guaranteed because they're all of the form D<n>.
1402   O << "{";
1403   printRegName(O, MI->getOperand(OpNum).getReg());
1404   O << ", ";
1405   printRegName(O, MI->getOperand(OpNum).getReg() + 1);
1406   O << ", ";
1407   printRegName(O, MI->getOperand(OpNum).getReg() + 2);
1408   O << ", ";
1409   printRegName(O, MI->getOperand(OpNum).getReg() + 3);
1410   O << "}";
1411 }
1412
1413 void ARMInstPrinter::printVectorListOneAllLanes(const MCInst *MI,
1414                                                 unsigned OpNum,
1415                                                 raw_ostream &O) {
1416   O << "{";
1417   printRegName(O, MI->getOperand(OpNum).getReg());
1418   O << "[]}";
1419 }
1420
1421 void ARMInstPrinter::printVectorListTwoAllLanes(const MCInst *MI,
1422                                                 unsigned OpNum,
1423                                                 raw_ostream &O) {
1424   unsigned Reg = MI->getOperand(OpNum).getReg();
1425   unsigned Reg0 = MRI.getSubReg(Reg, ARM::dsub_0);
1426   unsigned Reg1 = MRI.getSubReg(Reg, ARM::dsub_1);
1427   O << "{";
1428   printRegName(O, Reg0);
1429   O << "[], ";
1430   printRegName(O, Reg1);
1431   O << "[]}";
1432 }
1433
1434 void ARMInstPrinter::printVectorListThreeAllLanes(const MCInst *MI,
1435                                                   unsigned OpNum,
1436                                                   raw_ostream &O) {
1437   // Normally, it's not safe to use register enum values directly with
1438   // addition to get the next register, but for VFP registers, the
1439   // sort order is guaranteed because they're all of the form D<n>.
1440   O << "{";
1441   printRegName(O, MI->getOperand(OpNum).getReg());
1442   O << "[], ";
1443   printRegName(O, MI->getOperand(OpNum).getReg() + 1);
1444   O << "[], ";
1445   printRegName(O, MI->getOperand(OpNum).getReg() + 2);
1446   O << "[]}";
1447 }
1448
1449 void ARMInstPrinter::printVectorListFourAllLanes(const MCInst *MI,
1450                                                   unsigned OpNum,
1451                                                   raw_ostream &O) {
1452   // Normally, it's not safe to use register enum values directly with
1453   // addition to get the next register, but for VFP registers, the
1454   // sort order is guaranteed because they're all of the form D<n>.
1455   O << "{";
1456   printRegName(O, MI->getOperand(OpNum).getReg());
1457   O << "[], ";
1458   printRegName(O, MI->getOperand(OpNum).getReg() + 1);
1459   O << "[], ";
1460   printRegName(O, MI->getOperand(OpNum).getReg() + 2);
1461   O << "[], ";
1462   printRegName(O, MI->getOperand(OpNum).getReg() + 3);
1463   O << "[]}";
1464 }
1465
1466 void ARMInstPrinter::printVectorListTwoSpacedAllLanes(const MCInst *MI,
1467                                                       unsigned OpNum,
1468                                                       raw_ostream &O) {
1469   unsigned Reg = MI->getOperand(OpNum).getReg();
1470   unsigned Reg0 = MRI.getSubReg(Reg, ARM::dsub_0);
1471   unsigned Reg1 = MRI.getSubReg(Reg, ARM::dsub_2);
1472   O << "{";
1473   printRegName(O, Reg0);
1474   O << "[], ";
1475   printRegName(O, Reg1);
1476   O << "[]}";
1477 }
1478
1479 void ARMInstPrinter::printVectorListThreeSpacedAllLanes(const MCInst *MI,
1480                                                         unsigned OpNum,
1481                                                         raw_ostream &O) {
1482   // Normally, it's not safe to use register enum values directly with
1483   // addition to get the next register, but for VFP registers, the
1484   // sort order is guaranteed because they're all of the form D<n>.
1485   O << "{";
1486   printRegName(O, MI->getOperand(OpNum).getReg());
1487   O  << "[], ";
1488   printRegName(O, MI->getOperand(OpNum).getReg() + 2);
1489   O << "[], ";
1490   printRegName(O, MI->getOperand(OpNum).getReg() + 4);
1491   O << "[]}";
1492 }
1493
1494 void ARMInstPrinter::printVectorListFourSpacedAllLanes(const MCInst *MI,
1495                                                        unsigned OpNum,
1496                                                        raw_ostream &O) {
1497   // Normally, it's not safe to use register enum values directly with
1498   // addition to get the next register, but for VFP registers, the
1499   // sort order is guaranteed because they're all of the form D<n>.
1500   O << "{";
1501   printRegName(O, MI->getOperand(OpNum).getReg());
1502   O << "[], ";
1503   printRegName(O, MI->getOperand(OpNum).getReg() + 2);
1504   O << "[], ";
1505   printRegName(O, MI->getOperand(OpNum).getReg() + 4);
1506   O << "[], ";
1507   printRegName(O, MI->getOperand(OpNum).getReg() + 6);
1508   O << "[]}";
1509 }
1510
1511 void ARMInstPrinter::printVectorListThreeSpaced(const MCInst *MI,
1512                                                 unsigned OpNum,
1513                                                 raw_ostream &O) {
1514   // Normally, it's not safe to use register enum values directly with
1515   // addition to get the next register, but for VFP registers, the
1516   // sort order is guaranteed because they're all of the form D<n>.
1517   O << "{";
1518   printRegName(O, MI->getOperand(OpNum).getReg());
1519   O << ", ";
1520   printRegName(O, MI->getOperand(OpNum).getReg() + 2);
1521   O << ", ";
1522   printRegName(O, MI->getOperand(OpNum).getReg() + 4);
1523   O << "}";
1524 }
1525
1526 void ARMInstPrinter::printVectorListFourSpaced(const MCInst *MI,
1527                                                 unsigned OpNum,
1528                                                 raw_ostream &O) {
1529   // Normally, it's not safe to use register enum values directly with
1530   // addition to get the next register, but for VFP registers, the
1531   // sort order is guaranteed because they're all of the form D<n>.
1532   O << "{";
1533   printRegName(O, MI->getOperand(OpNum).getReg());
1534   O << ", ";
1535   printRegName(O, MI->getOperand(OpNum).getReg() + 2);
1536   O << ", ";
1537   printRegName(O, MI->getOperand(OpNum).getReg() + 4);
1538   O << ", ";
1539   printRegName(O, MI->getOperand(OpNum).getReg() + 6);
1540   O << "}";
1541 }