Remove uninteresting and confusing debug output.
[oota-llvm.git] / lib / Target / Alpha / AlphaISelDAGToDAG.cpp
1 //===-- AlphaISelDAGToDAG.cpp - Alpha pattern matching inst selector ------===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 // This file defines a pattern matching instruction selector for Alpha,
11 // converting from a legalized dag to a Alpha dag.
12 //
13 //===----------------------------------------------------------------------===//
14
15 #include "Alpha.h"
16 #include "AlphaTargetMachine.h"
17 #include "AlphaISelLowering.h"
18 #include "llvm/CodeGen/MachineInstrBuilder.h"
19 #include "llvm/CodeGen/MachineFrameInfo.h"
20 #include "llvm/CodeGen/MachineFunction.h"
21 #include "llvm/CodeGen/MachineRegisterInfo.h"
22 #include "llvm/CodeGen/SelectionDAG.h"
23 #include "llvm/CodeGen/SelectionDAGISel.h"
24 #include "llvm/Target/TargetOptions.h"
25 #include "llvm/Constants.h"
26 #include "llvm/DerivedTypes.h"
27 #include "llvm/GlobalValue.h"
28 #include "llvm/Intrinsics.h"
29 #include "llvm/LLVMContext.h"
30 #include "llvm/Support/Compiler.h"
31 #include "llvm/Support/Debug.h"
32 #include "llvm/Support/ErrorHandling.h"
33 #include "llvm/Support/MathExtras.h"
34 #include "llvm/Support/raw_ostream.h"
35 #include <algorithm>
36 using namespace llvm;
37
38 namespace {
39
40   //===--------------------------------------------------------------------===//
41   /// AlphaDAGToDAGISel - Alpha specific code to select Alpha machine
42   /// instructions for SelectionDAG operations.
43   class AlphaDAGToDAGISel : public SelectionDAGISel {
44     static const int64_t IMM_LOW  = -32768;
45     static const int64_t IMM_HIGH = 32767;
46     static const int64_t IMM_MULT = 65536;
47     static const int64_t IMM_FULLHIGH = IMM_HIGH + IMM_HIGH * IMM_MULT;
48     static const int64_t IMM_FULLLOW = IMM_LOW + IMM_LOW  * IMM_MULT;
49
50     static int64_t get_ldah16(int64_t x) {
51       int64_t y = x / IMM_MULT;
52       if (x % IMM_MULT > IMM_HIGH)
53         ++y;
54       return y;
55     }
56
57     static int64_t get_lda16(int64_t x) {
58       return x - get_ldah16(x) * IMM_MULT;
59     }
60
61     /// get_zapImm - Return a zap mask if X is a valid immediate for a zapnot
62     /// instruction (if not, return 0).  Note that this code accepts partial
63     /// zap masks.  For example (and LHS, 1) is a valid zap, as long we know
64     /// that the bits 1-7 of LHS are already zero.  If LHS is non-null, we are
65     /// in checking mode.  If LHS is null, we assume that the mask has already
66     /// been validated before.
67     uint64_t get_zapImm(SDValue LHS, uint64_t Constant) {
68       uint64_t BitsToCheck = 0;
69       unsigned Result = 0;
70       for (unsigned i = 0; i != 8; ++i) {
71         if (((Constant >> 8*i) & 0xFF) == 0) {
72           // nothing to do.
73         } else {
74           Result |= 1 << i;
75           if (((Constant >> 8*i) & 0xFF) == 0xFF) {
76             // If the entire byte is set, zapnot the byte.
77           } else if (LHS.getNode() == 0) {
78             // Otherwise, if the mask was previously validated, we know its okay
79             // to zapnot this entire byte even though all the bits aren't set.
80           } else {
81             // Otherwise we don't know that the it's okay to zapnot this entire
82             // byte.  Only do this iff we can prove that the missing bits are
83             // already null, so the bytezap doesn't need to really null them.
84             BitsToCheck |= ~Constant & (0xFF << 8*i);
85           }
86         }
87       }
88       
89       // If there are missing bits in a byte (for example, X & 0xEF00), check to
90       // see if the missing bits (0x1000) are already known zero if not, the zap
91       // isn't okay to do, as it won't clear all the required bits.
92       if (BitsToCheck &&
93           !CurDAG->MaskedValueIsZero(LHS,
94                                      APInt(LHS.getValueSizeInBits(),
95                                            BitsToCheck)))
96         return 0;
97       
98       return Result;
99     }
100     
101     static uint64_t get_zapImm(uint64_t x) {
102       unsigned build = 0;
103       for(int i = 0; i != 8; ++i) {
104         if ((x & 0x00FF) == 0x00FF)
105           build |= 1 << i;
106         else if ((x & 0x00FF) != 0)
107           return 0;
108         x >>= 8;
109       }
110       return build;
111     }
112       
113     
114     static uint64_t getNearPower2(uint64_t x) {
115       if (!x) return 0;
116       unsigned at = CountLeadingZeros_64(x);
117       uint64_t complow = 1 << (63 - at);
118       uint64_t comphigh = 1 << (64 - at);
119       //cerr << x << ":" << complow << ":" << comphigh << "\n";
120       if (abs64(complow - x) <= abs64(comphigh - x))
121         return complow;
122       else
123         return comphigh;
124     }
125
126     static bool chkRemNearPower2(uint64_t x, uint64_t r, bool swap) {
127       uint64_t y = getNearPower2(x);
128       if (swap)
129         return (y - x) == r;
130       else
131         return (x - y) == r;
132     }
133
134     static bool isFPZ(SDValue N) {
135       ConstantFPSDNode *CN = dyn_cast<ConstantFPSDNode>(N);
136       return (CN && (CN->getValueAPF().isZero()));
137     }
138     static bool isFPZn(SDValue N) {
139       ConstantFPSDNode *CN = dyn_cast<ConstantFPSDNode>(N);
140       return (CN && CN->getValueAPF().isNegZero());
141     }
142     static bool isFPZp(SDValue N) {
143       ConstantFPSDNode *CN = dyn_cast<ConstantFPSDNode>(N);
144       return (CN && CN->getValueAPF().isPosZero());
145     }
146
147   public:
148     explicit AlphaDAGToDAGISel(AlphaTargetMachine &TM)
149       : SelectionDAGISel(TM)
150     {}
151
152     /// getI64Imm - Return a target constant with the specified value, of type
153     /// i64.
154     inline SDValue getI64Imm(int64_t Imm) {
155       return CurDAG->getTargetConstant(Imm, MVT::i64);
156     }
157
158     // Select - Convert the specified operand from a target-independent to a
159     // target-specific node if it hasn't already been changed.
160     SDNode *Select(SDValue Op);
161     
162     /// InstructionSelect - This callback is invoked by
163     /// SelectionDAGISel when it has created a SelectionDAG for us to codegen.
164     virtual void InstructionSelect();
165     
166     virtual const char *getPassName() const {
167       return "Alpha DAG->DAG Pattern Instruction Selection";
168     } 
169
170     /// SelectInlineAsmMemoryOperand - Implement addressing mode selection for
171     /// inline asm expressions.
172     virtual bool SelectInlineAsmMemoryOperand(const SDValue &Op,
173                                               char ConstraintCode,
174                                               std::vector<SDValue> &OutOps) {
175       SDValue Op0;
176       switch (ConstraintCode) {
177       default: return true;
178       case 'm':   // memory
179         Op0 = Op;
180         break;
181       }
182       
183       OutOps.push_back(Op0);
184       return false;
185     }
186     
187 // Include the pieces autogenerated from the target description.
188 #include "AlphaGenDAGISel.inc"
189     
190 private:
191     /// getTargetMachine - Return a reference to the TargetMachine, casted
192     /// to the target-specific type.
193     const AlphaTargetMachine &getTargetMachine() {
194       return static_cast<const AlphaTargetMachine &>(TM);
195     }
196
197     /// getInstrInfo - Return a reference to the TargetInstrInfo, casted
198     /// to the target-specific type.
199     const AlphaInstrInfo *getInstrInfo() {
200       return getTargetMachine().getInstrInfo();
201     }
202
203     SDNode *getGlobalBaseReg();
204     SDNode *getGlobalRetAddr();
205     void SelectCALL(SDValue Op);
206
207   };
208 }
209
210 /// getGlobalBaseReg - Output the instructions required to put the
211 /// GOT address into a register.
212 ///
213 SDNode *AlphaDAGToDAGISel::getGlobalBaseReg() {
214   unsigned GlobalBaseReg = getInstrInfo()->getGlobalBaseReg(MF);
215   return CurDAG->getRegister(GlobalBaseReg, TLI.getPointerTy()).getNode();
216 }
217
218 /// getGlobalRetAddr - Grab the return address.
219 ///
220 SDNode *AlphaDAGToDAGISel::getGlobalRetAddr() {
221   unsigned GlobalRetAddr = getInstrInfo()->getGlobalRetAddr(MF);
222   return CurDAG->getRegister(GlobalRetAddr, TLI.getPointerTy()).getNode();
223 }
224
225 /// InstructionSelect - This callback is invoked by
226 /// SelectionDAGISel when it has created a SelectionDAG for us to codegen.
227 void AlphaDAGToDAGISel::InstructionSelect() {
228   // Select target instructions for the DAG.
229   SelectRoot(*CurDAG);
230   CurDAG->RemoveDeadNodes();
231 }
232
233 // Select - Convert the specified operand from a target-independent to a
234 // target-specific node if it hasn't already been changed.
235 SDNode *AlphaDAGToDAGISel::Select(SDValue Op) {
236   SDNode *N = Op.getNode();
237   if (N->isMachineOpcode()) {
238     return NULL;   // Already selected.
239   }
240   DebugLoc dl = N->getDebugLoc();
241
242   switch (N->getOpcode()) {
243   default: break;
244   case AlphaISD::CALL:
245     SelectCALL(Op);
246     return NULL;
247
248   case ISD::FrameIndex: {
249     int FI = cast<FrameIndexSDNode>(N)->getIndex();
250     return CurDAG->SelectNodeTo(N, Alpha::LDA, MVT::i64,
251                                 CurDAG->getTargetFrameIndex(FI, MVT::i32),
252                                 getI64Imm(0));
253   }
254   case ISD::GLOBAL_OFFSET_TABLE:
255     return getGlobalBaseReg();
256   case AlphaISD::GlobalRetAddr:
257     return getGlobalRetAddr();
258   
259   case AlphaISD::DivCall: {
260     SDValue Chain = CurDAG->getEntryNode();
261     SDValue N0 = Op.getOperand(0);
262     SDValue N1 = Op.getOperand(1);
263     SDValue N2 = Op.getOperand(2);
264     Chain = CurDAG->getCopyToReg(Chain, dl, Alpha::R24, N1, 
265                                  SDValue(0,0));
266     Chain = CurDAG->getCopyToReg(Chain, dl, Alpha::R25, N2, 
267                                  Chain.getValue(1));
268     Chain = CurDAG->getCopyToReg(Chain, dl, Alpha::R27, N0, 
269                                  Chain.getValue(1));
270     SDNode *CNode =
271       CurDAG->getMachineNode(Alpha::JSRs, dl, MVT::Other, MVT::Flag, 
272                              Chain, Chain.getValue(1));
273     Chain = CurDAG->getCopyFromReg(Chain, dl, Alpha::R27, MVT::i64, 
274                                    SDValue(CNode, 1));
275     return CurDAG->SelectNodeTo(N, Alpha::BISr, MVT::i64, Chain, Chain);
276   }
277
278   case ISD::READCYCLECOUNTER: {
279     SDValue Chain = N->getOperand(0);
280     return CurDAG->getMachineNode(Alpha::RPCC, dl, MVT::i64, MVT::Other,
281                                   Chain);
282   }
283
284   case ISD::Constant: {
285     uint64_t uval = cast<ConstantSDNode>(N)->getZExtValue();
286     
287     if (uval == 0) {
288       SDValue Result = CurDAG->getCopyFromReg(CurDAG->getEntryNode(), dl,
289                                                 Alpha::R31, MVT::i64);
290       ReplaceUses(Op, Result);
291       return NULL;
292     }
293
294     int64_t val = (int64_t)uval;
295     int32_t val32 = (int32_t)val;
296     if (val <= IMM_HIGH + IMM_HIGH * IMM_MULT &&
297         val >= IMM_LOW  + IMM_LOW  * IMM_MULT)
298       break; //(LDAH (LDA))
299     if ((uval >> 32) == 0 && //empty upper bits
300         val32 <= IMM_HIGH + IMM_HIGH * IMM_MULT)
301       // val32 >= IMM_LOW  + IMM_LOW  * IMM_MULT) //always true
302       break; //(zext (LDAH (LDA)))
303     //Else use the constant pool
304     ConstantInt *C = ConstantInt::get(
305                                 Type::getInt64Ty(*CurDAG->getContext()), uval);
306     SDValue CPI = CurDAG->getTargetConstantPool(C, MVT::i64);
307     SDNode *Tmp = CurDAG->getMachineNode(Alpha::LDAHr, dl, MVT::i64, CPI,
308                                          SDValue(getGlobalBaseReg(), 0));
309     return CurDAG->SelectNodeTo(N, Alpha::LDQr, MVT::i64, MVT::Other, 
310                                 CPI, SDValue(Tmp, 0), CurDAG->getEntryNode());
311   }
312   case ISD::TargetConstantFP:
313   case ISD::ConstantFP: {
314     ConstantFPSDNode *CN = cast<ConstantFPSDNode>(N);
315     bool isDouble = N->getValueType(0) == MVT::f64;
316     EVT T = isDouble ? MVT::f64 : MVT::f32;
317     if (CN->getValueAPF().isPosZero()) {
318       return CurDAG->SelectNodeTo(N, isDouble ? Alpha::CPYST : Alpha::CPYSS,
319                                   T, CurDAG->getRegister(Alpha::F31, T),
320                                   CurDAG->getRegister(Alpha::F31, T));
321     } else if (CN->getValueAPF().isNegZero()) {
322       return CurDAG->SelectNodeTo(N, isDouble ? Alpha::CPYSNT : Alpha::CPYSNS,
323                                   T, CurDAG->getRegister(Alpha::F31, T),
324                                   CurDAG->getRegister(Alpha::F31, T));
325     } else {
326       llvm_report_error("Unhandled FP constant type");
327     }
328     break;
329   }
330
331   case ISD::SETCC:
332     if (N->getOperand(0).getNode()->getValueType(0).isFloatingPoint()) {
333       ISD::CondCode CC = cast<CondCodeSDNode>(N->getOperand(2))->get();
334
335       unsigned Opc = Alpha::WTF;
336       bool rev = false;
337       bool inv = false;
338       switch(CC) {
339       default: DEBUG(N->dump(CurDAG)); llvm_unreachable("Unknown FP comparison!");
340       case ISD::SETEQ: case ISD::SETOEQ: case ISD::SETUEQ:
341         Opc = Alpha::CMPTEQ; break;
342       case ISD::SETLT: case ISD::SETOLT: case ISD::SETULT: 
343         Opc = Alpha::CMPTLT; break;
344       case ISD::SETLE: case ISD::SETOLE: case ISD::SETULE: 
345         Opc = Alpha::CMPTLE; break;
346       case ISD::SETGT: case ISD::SETOGT: case ISD::SETUGT: 
347         Opc = Alpha::CMPTLT; rev = true; break;
348       case ISD::SETGE: case ISD::SETOGE: case ISD::SETUGE: 
349         Opc = Alpha::CMPTLE; rev = true; break;
350       case ISD::SETNE: case ISD::SETONE: case ISD::SETUNE:
351         Opc = Alpha::CMPTEQ; inv = true; break;
352       case ISD::SETO:
353         Opc = Alpha::CMPTUN; inv = true; break;
354       case ISD::SETUO:
355         Opc = Alpha::CMPTUN; break;
356       };
357       SDValue tmp1 = N->getOperand(rev?1:0);
358       SDValue tmp2 = N->getOperand(rev?0:1);
359       SDNode *cmp = CurDAG->getMachineNode(Opc, dl, MVT::f64, tmp1, tmp2);
360       if (inv) 
361         cmp = CurDAG->getMachineNode(Alpha::CMPTEQ, dl, 
362                                      MVT::f64, SDValue(cmp, 0), 
363                                      CurDAG->getRegister(Alpha::F31, MVT::f64));
364       switch(CC) {
365       case ISD::SETUEQ: case ISD::SETULT: case ISD::SETULE:
366       case ISD::SETUNE: case ISD::SETUGT: case ISD::SETUGE:
367        {
368          SDNode* cmp2 = CurDAG->getMachineNode(Alpha::CMPTUN, dl, MVT::f64,
369                                                tmp1, tmp2);
370          cmp = CurDAG->getMachineNode(Alpha::ADDT, dl, MVT::f64, 
371                                       SDValue(cmp2, 0), SDValue(cmp, 0));
372          break;
373        }
374       default: break;
375       }
376
377       SDNode* LD = CurDAG->getMachineNode(Alpha::FTOIT, dl,
378                                           MVT::i64, SDValue(cmp, 0));
379       return CurDAG->getMachineNode(Alpha::CMPULT, dl, MVT::i64, 
380                                     CurDAG->getRegister(Alpha::R31, MVT::i64),
381                                     SDValue(LD,0));
382     }
383     break;
384
385   case ISD::AND: {
386     ConstantSDNode* SC = NULL;
387     ConstantSDNode* MC = NULL;
388     if (N->getOperand(0).getOpcode() == ISD::SRL &&
389         (MC = dyn_cast<ConstantSDNode>(N->getOperand(1))) &&
390         (SC = dyn_cast<ConstantSDNode>(N->getOperand(0).getOperand(1)))) {
391       uint64_t sval = SC->getZExtValue();
392       uint64_t mval = MC->getZExtValue();
393       // If the result is a zap, let the autogened stuff handle it.
394       if (get_zapImm(N->getOperand(0), mval))
395         break;
396       // given mask X, and shift S, we want to see if there is any zap in the
397       // mask if we play around with the botton S bits
398       uint64_t dontcare = (~0ULL) >> (64 - sval);
399       uint64_t mask = mval << sval;
400       
401       if (get_zapImm(mask | dontcare))
402         mask = mask | dontcare;
403       
404       if (get_zapImm(mask)) {
405         SDValue Z = 
406           SDValue(CurDAG->getMachineNode(Alpha::ZAPNOTi, dl, MVT::i64,
407                                          N->getOperand(0).getOperand(0),
408                                          getI64Imm(get_zapImm(mask))), 0);
409         return CurDAG->getMachineNode(Alpha::SRLr, dl, MVT::i64, Z, 
410                                       getI64Imm(sval));
411       }
412     }
413     break;
414   }
415
416   }
417
418   return SelectCode(Op);
419 }
420
421 void AlphaDAGToDAGISel::SelectCALL(SDValue Op) {
422   //TODO: add flag stuff to prevent nondeturministic breakage!
423
424   SDNode *N = Op.getNode();
425   SDValue Chain = N->getOperand(0);
426   SDValue Addr = N->getOperand(1);
427   SDValue InFlag = N->getOperand(N->getNumOperands() - 1);
428   DebugLoc dl = N->getDebugLoc();
429
430    if (Addr.getOpcode() == AlphaISD::GPRelLo) {
431      SDValue GOT = SDValue(getGlobalBaseReg(), 0);
432      Chain = CurDAG->getCopyToReg(Chain, dl, Alpha::R29, GOT, InFlag);
433      InFlag = Chain.getValue(1);
434      Chain = SDValue(CurDAG->getMachineNode(Alpha::BSR, dl, MVT::Other, 
435                                             MVT::Flag, Addr.getOperand(0),
436                                             Chain, InFlag), 0);
437    } else {
438      Chain = CurDAG->getCopyToReg(Chain, dl, Alpha::R27, Addr, InFlag);
439      InFlag = Chain.getValue(1);
440      Chain = SDValue(CurDAG->getMachineNode(Alpha::JSR, dl, MVT::Other,
441                                             MVT::Flag, Chain, InFlag), 0);
442    }
443    InFlag = Chain.getValue(1);
444
445   ReplaceUses(Op.getValue(0), Chain);
446   ReplaceUses(Op.getValue(1), InFlag);
447 }
448
449
450 /// createAlphaISelDag - This pass converts a legalized DAG into a 
451 /// Alpha-specific DAG, ready for instruction scheduling.
452 ///
453 FunctionPass *llvm::createAlphaISelDag(AlphaTargetMachine &TM) {
454   return new AlphaDAGToDAGISel(TM);
455 }