enhance llvm-mc -show-inst to print the enum of an instruction, like so:
[oota-llvm.git] / lib / Target / Blackfin / BlackfinISelLowering.cpp
1 //===- BlackfinISelLowering.cpp - Blackfin DAG Lowering Implementation ----===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 // This file implements the interfaces that Blackfin uses to lower LLVM code
11 // into a selection DAG.
12 //
13 //===----------------------------------------------------------------------===//
14
15 #include "BlackfinISelLowering.h"
16 #include "BlackfinTargetMachine.h"
17 #include "llvm/Function.h"
18 #include "llvm/CodeGen/CallingConvLower.h"
19 #include "llvm/CodeGen/MachineFrameInfo.h"
20 #include "llvm/CodeGen/MachineFunction.h"
21 #include "llvm/CodeGen/MachineInstrBuilder.h"
22 #include "llvm/CodeGen/MachineRegisterInfo.h"
23 #include "llvm/CodeGen/PseudoSourceValue.h"
24 #include "llvm/CodeGen/SelectionDAG.h"
25 #include "llvm/Target/TargetLoweringObjectFile.h"
26 #include "llvm/ADT/VectorExtras.h"
27 #include "llvm/Support/Debug.h"
28 #include "llvm/Support/ErrorHandling.h"
29 using namespace llvm;
30
31 //===----------------------------------------------------------------------===//
32 // Calling Convention Implementation
33 //===----------------------------------------------------------------------===//
34
35 #include "BlackfinGenCallingConv.inc"
36
37 //===----------------------------------------------------------------------===//
38 // TargetLowering Implementation
39 //===----------------------------------------------------------------------===//
40
41 BlackfinTargetLowering::BlackfinTargetLowering(TargetMachine &TM)
42   : TargetLowering(TM, new TargetLoweringObjectFileELF()) {
43   setShiftAmountType(MVT::i16);
44   setBooleanContents(ZeroOrOneBooleanContent);
45   setStackPointerRegisterToSaveRestore(BF::SP);
46   setIntDivIsCheap(false);
47
48   // Set up the legal register classes.
49   addRegisterClass(MVT::i32, BF::DRegisterClass);
50   addRegisterClass(MVT::i16, BF::D16RegisterClass);
51
52   computeRegisterProperties();
53
54   // Blackfin doesn't have i1 loads or stores
55   setLoadExtAction(ISD::EXTLOAD,  MVT::i1, Promote);
56   setLoadExtAction(ISD::ZEXTLOAD, MVT::i1, Promote);
57   setLoadExtAction(ISD::SEXTLOAD, MVT::i1, Promote);
58
59   setOperationAction(ISD::GlobalAddress, MVT::i32, Custom);
60   setOperationAction(ISD::JumpTable,     MVT::i32, Custom);
61
62   setOperationAction(ISD::SELECT_CC, MVT::Other, Expand);
63   setOperationAction(ISD::BR_JT,     MVT::Other, Expand);
64   setOperationAction(ISD::BR_CC,     MVT::Other, Expand);
65
66   // i16 registers don't do much
67   setOperationAction(ISD::AND,   MVT::i16, Promote);
68   setOperationAction(ISD::OR,    MVT::i16, Promote);
69   setOperationAction(ISD::XOR,   MVT::i16, Promote);
70   setOperationAction(ISD::CTPOP, MVT::i16, Promote);
71   // The expansion of CTLZ/CTTZ uses AND/OR, so we might as well promote
72   // immediately.
73   setOperationAction(ISD::CTLZ,  MVT::i16, Promote);
74   setOperationAction(ISD::CTTZ,  MVT::i16, Promote);
75   setOperationAction(ISD::SETCC, MVT::i16, Promote);
76
77   // Blackfin has no division
78   setOperationAction(ISD::SDIV,    MVT::i16, Expand);
79   setOperationAction(ISD::SDIV,    MVT::i32, Expand);
80   setOperationAction(ISD::SDIVREM, MVT::i16, Expand);
81   setOperationAction(ISD::SDIVREM, MVT::i32, Expand);
82   setOperationAction(ISD::SREM,    MVT::i16, Expand);
83   setOperationAction(ISD::SREM,    MVT::i32, Expand);
84   setOperationAction(ISD::UDIV,    MVT::i16, Expand);
85   setOperationAction(ISD::UDIV,    MVT::i32, Expand);
86   setOperationAction(ISD::UDIVREM, MVT::i16, Expand);
87   setOperationAction(ISD::UDIVREM, MVT::i32, Expand);
88   setOperationAction(ISD::UREM,    MVT::i16, Expand);
89   setOperationAction(ISD::UREM,    MVT::i32, Expand);
90
91   setOperationAction(ISD::SMUL_LOHI, MVT::i32, Expand);
92   setOperationAction(ISD::UMUL_LOHI, MVT::i32, Expand);
93   setOperationAction(ISD::MULHU,     MVT::i32, Expand);
94   setOperationAction(ISD::MULHS,     MVT::i32, Expand);
95
96   // No carry-in operations.
97   setOperationAction(ISD::ADDE, MVT::i32, Custom);
98   setOperationAction(ISD::SUBE, MVT::i32, Custom);
99
100   // Blackfin has no intrinsics for these particular operations.
101   setOperationAction(ISD::MEMBARRIER, MVT::Other, Expand);
102   setOperationAction(ISD::BSWAP, MVT::i32, Expand);
103
104   setOperationAction(ISD::SHL_PARTS, MVT::i32, Expand);
105   setOperationAction(ISD::SRA_PARTS, MVT::i32, Expand);
106   setOperationAction(ISD::SRL_PARTS, MVT::i32, Expand);
107
108   setOperationAction(ISD::SIGN_EXTEND_INREG, MVT::i1, Expand);
109
110   // i32 has native CTPOP, but not CTLZ/CTTZ
111   setOperationAction(ISD::CTLZ, MVT::i32, Expand);
112   setOperationAction(ISD::CTTZ, MVT::i32, Expand);
113
114   // READCYCLECOUNTER needs special type legalization.
115   setOperationAction(ISD::READCYCLECOUNTER, MVT::i64, Custom);
116
117   setOperationAction(ISD::EH_LABEL, MVT::Other, Expand);
118
119   // Use the default implementation.
120   setOperationAction(ISD::VACOPY, MVT::Other, Expand);
121   setOperationAction(ISD::VAEND, MVT::Other, Expand);
122   setOperationAction(ISD::STACKSAVE, MVT::Other, Expand);
123   setOperationAction(ISD::STACKRESTORE, MVT::Other, Expand);
124 }
125
126 const char *BlackfinTargetLowering::getTargetNodeName(unsigned Opcode) const {
127   switch (Opcode) {
128   default: return 0;
129   case BFISD::CALL:     return "BFISD::CALL";
130   case BFISD::RET_FLAG: return "BFISD::RET_FLAG";
131   case BFISD::Wrapper:  return "BFISD::Wrapper";
132   }
133 }
134
135 MVT::SimpleValueType BlackfinTargetLowering::getSetCCResultType(EVT VT) const {
136   // SETCC always sets the CC register. Technically that is an i1 register, but
137   // that type is not legal, so we treat it as an i32 register.
138   return MVT::i32;
139 }
140
141 SDValue BlackfinTargetLowering::LowerGlobalAddress(SDValue Op,
142                                                    SelectionDAG &DAG) {
143   DebugLoc DL = Op.getDebugLoc();
144   GlobalValue *GV = cast<GlobalAddressSDNode>(Op)->getGlobal();
145
146   Op = DAG.getTargetGlobalAddress(GV, MVT::i32);
147   return DAG.getNode(BFISD::Wrapper, DL, MVT::i32, Op);
148 }
149
150 SDValue BlackfinTargetLowering::LowerJumpTable(SDValue Op, SelectionDAG &DAG) {
151   DebugLoc DL = Op.getDebugLoc();
152   int JTI = cast<JumpTableSDNode>(Op)->getIndex();
153
154   Op = DAG.getTargetJumpTable(JTI, MVT::i32);
155   return DAG.getNode(BFISD::Wrapper, DL, MVT::i32, Op);
156 }
157
158 SDValue
159 BlackfinTargetLowering::LowerFormalArguments(SDValue Chain,
160                                              CallingConv::ID CallConv, bool isVarArg,
161                                             const SmallVectorImpl<ISD::InputArg>
162                                                &Ins,
163                                              DebugLoc dl, SelectionDAG &DAG,
164                                              SmallVectorImpl<SDValue> &InVals) {
165
166   MachineFunction &MF = DAG.getMachineFunction();
167   MachineFrameInfo *MFI = MF.getFrameInfo();
168
169   SmallVector<CCValAssign, 16> ArgLocs;
170   CCState CCInfo(CallConv, isVarArg, getTargetMachine(),
171                  ArgLocs, *DAG.getContext());
172   CCInfo.AllocateStack(12, 4);  // ABI requires 12 bytes stack space
173   CCInfo.AnalyzeFormalArguments(Ins, CC_Blackfin);
174
175   for (unsigned i = 0, e = ArgLocs.size(); i != e; ++i) {
176     CCValAssign &VA = ArgLocs[i];
177
178     if (VA.isRegLoc()) {
179       EVT RegVT = VA.getLocVT();
180       TargetRegisterClass *RC = VA.getLocReg() == BF::P0 ?
181         BF::PRegisterClass : BF::DRegisterClass;
182       assert(RC->contains(VA.getLocReg()) && "Unexpected regclass in CCState");
183       assert(RC->hasType(RegVT) && "Unexpected regclass in CCState");
184
185       unsigned Reg = MF.getRegInfo().createVirtualRegister(RC);
186       MF.getRegInfo().addLiveIn(VA.getLocReg(), Reg);
187       SDValue ArgValue = DAG.getCopyFromReg(Chain, dl, Reg, RegVT);
188
189       // If this is an 8 or 16-bit value, it is really passed promoted to 32
190       // bits.  Insert an assert[sz]ext to capture this, then truncate to the
191       // right size.
192       if (VA.getLocInfo() == CCValAssign::SExt)
193         ArgValue = DAG.getNode(ISD::AssertSext, dl, RegVT, ArgValue,
194                                DAG.getValueType(VA.getValVT()));
195       else if (VA.getLocInfo() == CCValAssign::ZExt)
196         ArgValue = DAG.getNode(ISD::AssertZext, dl, RegVT, ArgValue,
197                                DAG.getValueType(VA.getValVT()));
198
199       if (VA.getLocInfo() != CCValAssign::Full)
200         ArgValue = DAG.getNode(ISD::TRUNCATE, dl, VA.getValVT(), ArgValue);
201
202       InVals.push_back(ArgValue);
203     } else {
204       assert(VA.isMemLoc() && "CCValAssign must be RegLoc or MemLoc");
205       unsigned ObjSize = VA.getLocVT().getStoreSize();
206       int FI = MFI->CreateFixedObject(ObjSize, VA.getLocMemOffset(),
207                                       true, false);
208       SDValue FIN = DAG.getFrameIndex(FI, MVT::i32);
209       InVals.push_back(DAG.getLoad(VA.getValVT(), dl, Chain, FIN, NULL, 0));
210     }
211   }
212
213   return Chain;
214 }
215
216 SDValue
217 BlackfinTargetLowering::LowerReturn(SDValue Chain,
218                                     CallingConv::ID CallConv, bool isVarArg,
219                                     const SmallVectorImpl<ISD::OutputArg> &Outs,
220                                     DebugLoc dl, SelectionDAG &DAG) {
221
222   // CCValAssign - represent the assignment of the return value to locations.
223   SmallVector<CCValAssign, 16> RVLocs;
224
225   // CCState - Info about the registers and stack slot.
226   CCState CCInfo(CallConv, isVarArg, DAG.getTarget(),
227                  RVLocs, *DAG.getContext());
228
229   // Analize return values.
230   CCInfo.AnalyzeReturn(Outs, RetCC_Blackfin);
231
232   // If this is the first return lowered for this function, add the regs to the
233   // liveout set for the function.
234   if (DAG.getMachineFunction().getRegInfo().liveout_empty()) {
235     for (unsigned i = 0; i != RVLocs.size(); ++i)
236       DAG.getMachineFunction().getRegInfo().addLiveOut(RVLocs[i].getLocReg());
237   }
238
239   SDValue Flag;
240
241   // Copy the result values into the output registers.
242   for (unsigned i = 0; i != RVLocs.size(); ++i) {
243     CCValAssign &VA = RVLocs[i];
244     assert(VA.isRegLoc() && "Can only return in registers!");
245     SDValue Opi = Outs[i].Val;
246
247     // Expand to i32 if necessary
248     switch (VA.getLocInfo()) {
249     default: llvm_unreachable("Unknown loc info!");
250     case CCValAssign::Full: break;
251     case CCValAssign::SExt:
252       Opi = DAG.getNode(ISD::SIGN_EXTEND, dl, VA.getLocVT(), Opi);
253       break;
254     case CCValAssign::ZExt:
255       Opi = DAG.getNode(ISD::ZERO_EXTEND, dl, VA.getLocVT(), Opi);
256       break;
257     case CCValAssign::AExt:
258       Opi = DAG.getNode(ISD::ANY_EXTEND, dl, VA.getLocVT(), Opi);
259       break;
260     }
261     Chain = DAG.getCopyToReg(Chain, dl, VA.getLocReg(), Opi, SDValue());
262     // Guarantee that all emitted copies are stuck together with flags.
263     Flag = Chain.getValue(1);
264   }
265
266   if (Flag.getNode()) {
267     return DAG.getNode(BFISD::RET_FLAG, dl, MVT::Other, Chain, Flag);
268   } else {
269     return DAG.getNode(BFISD::RET_FLAG, dl, MVT::Other, Chain);
270   }
271 }
272
273 SDValue
274 BlackfinTargetLowering::LowerCall(SDValue Chain, SDValue Callee,
275                                   CallingConv::ID CallConv, bool isVarArg,
276                                   bool &isTailCall,
277                                   const SmallVectorImpl<ISD::OutputArg> &Outs,
278                                   const SmallVectorImpl<ISD::InputArg> &Ins,
279                                   DebugLoc dl, SelectionDAG &DAG,
280                                   SmallVectorImpl<SDValue> &InVals) {
281   // Blackfin target does not yet support tail call optimization.
282   isTailCall = false;
283
284   // Analyze operands of the call, assigning locations to each operand.
285   SmallVector<CCValAssign, 16> ArgLocs;
286   CCState CCInfo(CallConv, isVarArg, DAG.getTarget(), ArgLocs,
287                  *DAG.getContext());
288   CCInfo.AllocateStack(12, 4);  // ABI requires 12 bytes stack space
289   CCInfo.AnalyzeCallOperands(Outs, CC_Blackfin);
290
291   // Get the size of the outgoing arguments stack space requirement.
292   unsigned ArgsSize = CCInfo.getNextStackOffset();
293
294   Chain = DAG.getCALLSEQ_START(Chain, DAG.getIntPtrConstant(ArgsSize, true));
295   SmallVector<std::pair<unsigned, SDValue>, 8> RegsToPass;
296   SmallVector<SDValue, 8> MemOpChains;
297
298   // Walk the register/memloc assignments, inserting copies/loads.
299   for (unsigned i = 0, e = ArgLocs.size(); i != e; ++i) {
300     CCValAssign &VA = ArgLocs[i];
301     SDValue Arg = Outs[i].Val;
302
303     // Promote the value if needed.
304     switch (VA.getLocInfo()) {
305     default: llvm_unreachable("Unknown loc info!");
306     case CCValAssign::Full: break;
307     case CCValAssign::SExt:
308       Arg = DAG.getNode(ISD::SIGN_EXTEND, dl, VA.getLocVT(), Arg);
309       break;
310     case CCValAssign::ZExt:
311       Arg = DAG.getNode(ISD::ZERO_EXTEND, dl, VA.getLocVT(), Arg);
312       break;
313     case CCValAssign::AExt:
314       Arg = DAG.getNode(ISD::ANY_EXTEND, dl, VA.getLocVT(), Arg);
315       break;
316     }
317
318     // Arguments that can be passed on register must be kept at
319     // RegsToPass vector
320     if (VA.isRegLoc()) {
321       RegsToPass.push_back(std::make_pair(VA.getLocReg(), Arg));
322     } else {
323       assert(VA.isMemLoc() && "CCValAssign must be RegLoc or MemLoc");
324       int Offset = VA.getLocMemOffset();
325       assert(Offset%4 == 0 && "Unaligned LocMemOffset");
326       assert(VA.getLocVT()==MVT::i32 && "Illegal CCValAssign type");
327       SDValue SPN = DAG.getCopyFromReg(Chain, dl, BF::SP, MVT::i32);
328       SDValue OffsetN = DAG.getIntPtrConstant(Offset);
329       OffsetN = DAG.getNode(ISD::ADD, dl, MVT::i32, SPN, OffsetN);
330       MemOpChains.push_back(DAG.getStore(Chain, dl, Arg, OffsetN,
331                                          PseudoSourceValue::getStack(),
332                                          Offset));
333     }
334   }
335
336   // Transform all store nodes into one single node because
337   // all store nodes are independent of each other.
338   if (!MemOpChains.empty())
339     Chain = DAG.getNode(ISD::TokenFactor, dl, MVT::Other,
340                         &MemOpChains[0], MemOpChains.size());
341
342   // Build a sequence of copy-to-reg nodes chained together with token
343   // chain and flag operands which copy the outgoing args into registers.
344   // The InFlag in necessary since all emited instructions must be
345   // stuck together.
346   SDValue InFlag;
347   for (unsigned i = 0, e = RegsToPass.size(); i != e; ++i) {
348     Chain = DAG.getCopyToReg(Chain, dl, RegsToPass[i].first,
349                              RegsToPass[i].second, InFlag);
350     InFlag = Chain.getValue(1);
351   }
352
353   // If the callee is a GlobalAddress node (quite common, every direct call is)
354   // turn it into a TargetGlobalAddress node so that legalize doesn't hack it.
355   // Likewise ExternalSymbol -> TargetExternalSymbol.
356   if (GlobalAddressSDNode *G = dyn_cast<GlobalAddressSDNode>(Callee))
357     Callee = DAG.getTargetGlobalAddress(G->getGlobal(), MVT::i32);
358   else if (ExternalSymbolSDNode *E = dyn_cast<ExternalSymbolSDNode>(Callee))
359     Callee = DAG.getTargetExternalSymbol(E->getSymbol(), MVT::i32);
360
361   std::vector<EVT> NodeTys;
362   NodeTys.push_back(MVT::Other);   // Returns a chain
363   NodeTys.push_back(MVT::Flag);    // Returns a flag for retval copy to use.
364   SDValue Ops[] = { Chain, Callee, InFlag };
365   Chain = DAG.getNode(BFISD::CALL, dl, NodeTys, Ops,
366                       InFlag.getNode() ? 3 : 2);
367   InFlag = Chain.getValue(1);
368
369   Chain = DAG.getCALLSEQ_END(Chain, DAG.getIntPtrConstant(ArgsSize, true),
370                              DAG.getIntPtrConstant(0, true), InFlag);
371   InFlag = Chain.getValue(1);
372
373   // Assign locations to each value returned by this call.
374   SmallVector<CCValAssign, 16> RVLocs;
375   CCState RVInfo(CallConv, isVarArg, DAG.getTarget(), RVLocs,
376                  *DAG.getContext());
377
378   RVInfo.AnalyzeCallResult(Ins, RetCC_Blackfin);
379
380   // Copy all of the result registers out of their specified physreg.
381   for (unsigned i = 0; i != RVLocs.size(); ++i) {
382     CCValAssign &RV = RVLocs[i];
383     unsigned Reg = RV.getLocReg();
384
385     Chain = DAG.getCopyFromReg(Chain, dl, Reg,
386                                RVLocs[i].getLocVT(), InFlag);
387     SDValue Val = Chain.getValue(0);
388     InFlag = Chain.getValue(2);
389     Chain = Chain.getValue(1);
390
391     // Callee is responsible for extending any i16 return values.
392     switch (RV.getLocInfo()) {
393     case CCValAssign::SExt:
394       Val = DAG.getNode(ISD::AssertSext, dl, RV.getLocVT(), Val,
395                         DAG.getValueType(RV.getValVT()));
396       break;
397     case CCValAssign::ZExt:
398       Val = DAG.getNode(ISD::AssertZext, dl, RV.getLocVT(), Val,
399                         DAG.getValueType(RV.getValVT()));
400       break;
401     default:
402       break;
403     }
404
405     // Truncate to valtype
406     if (RV.getLocInfo() != CCValAssign::Full)
407       Val = DAG.getNode(ISD::TRUNCATE, dl, RV.getValVT(), Val);
408     InVals.push_back(Val);
409   }
410
411   return Chain;
412 }
413
414 // Expansion of ADDE / SUBE. This is a bit involved since blackfin doesn't have
415 // add-with-carry instructions.
416 SDValue BlackfinTargetLowering::LowerADDE(SDValue Op, SelectionDAG &DAG) {
417   // Operands: lhs, rhs, carry-in (AC0 flag)
418   // Results: sum, carry-out (AC0 flag)
419   DebugLoc dl = Op.getDebugLoc();
420
421   unsigned Opcode = Op.getOpcode()==ISD::ADDE ? BF::ADD : BF::SUB;
422
423   // zext incoming carry flag in AC0 to 32 bits
424   SDNode* CarryIn = DAG.getMachineNode(BF::MOVE_cc_ac0, dl, MVT::i32,
425                                        /* flag= */ Op.getOperand(2));
426   CarryIn = DAG.getMachineNode(BF::MOVECC_zext, dl, MVT::i32,
427                                SDValue(CarryIn, 0));
428
429   // Add operands, produce sum and carry flag
430   SDNode *Sum = DAG.getMachineNode(Opcode, dl, MVT::i32, MVT::Flag,
431                                    Op.getOperand(0), Op.getOperand(1));
432
433   // Store intermediate carry from Sum
434   SDNode* Carry1 = DAG.getMachineNode(BF::MOVE_cc_ac0, dl, MVT::i32,
435                                       /* flag= */ SDValue(Sum, 1));
436
437   // Add incoming carry, again producing an output flag
438   Sum = DAG.getMachineNode(Opcode, dl, MVT::i32, MVT::Flag,
439                            SDValue(Sum, 0), SDValue(CarryIn, 0));
440
441   // Update AC0 with the intermediate carry, producing a flag.
442   SDNode *CarryOut = DAG.getMachineNode(BF::OR_ac0_cc, dl, MVT::Flag,
443                                         SDValue(Carry1, 0));
444
445   // Compose (i32, flag) pair
446   SDValue ops[2] = { SDValue(Sum, 0), SDValue(CarryOut, 0) };
447   return DAG.getMergeValues(ops, 2, dl);
448 }
449
450 SDValue BlackfinTargetLowering::LowerOperation(SDValue Op, SelectionDAG &DAG) {
451   switch (Op.getOpcode()) {
452   default:
453     Op.getNode()->dump();
454     llvm_unreachable("Should not custom lower this!");
455   case ISD::GlobalAddress:      return LowerGlobalAddress(Op, DAG);
456   case ISD::GlobalTLSAddress:
457     llvm_unreachable("TLS not implemented for Blackfin.");
458   case ISD::JumpTable:          return LowerJumpTable(Op, DAG);
459     // Frame & Return address.  Currently unimplemented
460   case ISD::FRAMEADDR:          return SDValue();
461   case ISD::RETURNADDR:         return SDValue();
462   case ISD::ADDE:
463   case ISD::SUBE:               return LowerADDE(Op, DAG);
464   }
465 }
466
467 void
468 BlackfinTargetLowering::ReplaceNodeResults(SDNode *N,
469                                            SmallVectorImpl<SDValue> &Results,
470                                            SelectionDAG &DAG) {
471   DebugLoc dl = N->getDebugLoc();
472   switch (N->getOpcode()) {
473   default:
474     llvm_unreachable("Do not know how to custom type legalize this operation!");
475     return;
476   case ISD::READCYCLECOUNTER: {
477     // The low part of the cycle counter is in CYCLES, the high part in
478     // CYCLES2. Reading CYCLES will latch the value of CYCLES2, so we must read
479     // CYCLES2 last.
480     SDValue TheChain = N->getOperand(0);
481     SDValue lo = DAG.getCopyFromReg(TheChain, dl, BF::CYCLES, MVT::i32);
482     SDValue hi = DAG.getCopyFromReg(lo.getValue(1), dl, BF::CYCLES2, MVT::i32);
483     // Use a buildpair to merge the two 32-bit values into a 64-bit one.
484     Results.push_back(DAG.getNode(ISD::BUILD_PAIR, dl, MVT::i64, lo, hi));
485     // Outgoing chain. If we were to use the chain from lo instead, it would be
486     // possible to entirely eliminate the CYCLES2 read in (i32 (trunc
487     // readcyclecounter)). Unfortunately this could possibly delay the CYCLES2
488     // read beyond the next CYCLES read, leading to invalid results.
489     Results.push_back(hi.getValue(1));
490     return;
491   }
492   }
493 }
494
495 /// getFunctionAlignment - Return the Log2 alignment of this function.
496 unsigned BlackfinTargetLowering::getFunctionAlignment(const Function *F) const {
497   return 2;
498 }
499
500 //===----------------------------------------------------------------------===//
501 //                         Blackfin Inline Assembly Support
502 //===----------------------------------------------------------------------===//
503
504 /// getConstraintType - Given a constraint letter, return the type of
505 /// constraint it is for this target.
506 BlackfinTargetLowering::ConstraintType
507 BlackfinTargetLowering::getConstraintType(const std::string &Constraint) const {
508   if (Constraint.size() != 1)
509     return TargetLowering::getConstraintType(Constraint);
510
511   switch (Constraint[0]) {
512     // Standard constraints
513   case 'r':
514     return C_RegisterClass;
515
516     // Blackfin-specific constraints
517   case 'a':
518   case 'd':
519   case 'z':
520   case 'D':
521   case 'W':
522   case 'e':
523   case 'b':
524   case 'v':
525   case 'f':
526   case 'c':
527   case 't':
528   case 'u':
529   case 'k':
530   case 'x':
531   case 'y':
532   case 'w':
533     return C_RegisterClass;
534   case 'A':
535   case 'B':
536   case 'C':
537   case 'Z':
538   case 'Y':
539     return C_Register;
540   }
541
542   // Not implemented: q0-q7, qA. Use {R2} etc instead
543
544   return TargetLowering::getConstraintType(Constraint);
545 }
546
547 /// getRegForInlineAsmConstraint - Return register no and class for a C_Register
548 /// constraint.
549 std::pair<unsigned, const TargetRegisterClass*> BlackfinTargetLowering::
550 getRegForInlineAsmConstraint(const std::string &Constraint, EVT VT) const {
551   typedef std::pair<unsigned, const TargetRegisterClass*> Pair;
552   using namespace BF;
553
554   if (Constraint.size() != 1)
555     return TargetLowering::getRegForInlineAsmConstraint(Constraint, VT);
556
557   switch (Constraint[0]) {
558     // Standard constraints
559   case 'r':
560     return Pair(0U, VT == MVT::i16 ? D16RegisterClass : DPRegisterClass);
561
562     // Blackfin-specific constraints
563   case 'a': return Pair(0U, PRegisterClass);
564   case 'd': return Pair(0U, DRegisterClass);
565   case 'e': return Pair(0U, AccuRegisterClass);
566   case 'A': return Pair(A0, AccuRegisterClass);
567   case 'B': return Pair(A1, AccuRegisterClass);
568   case 'b': return Pair(0U, IRegisterClass);
569   case 'v': return Pair(0U, BRegisterClass);
570   case 'f': return Pair(0U, MRegisterClass);
571   case 'C': return Pair(CC, JustCCRegisterClass);
572   case 'x': return Pair(0U, GRRegisterClass);
573   case 'w': return Pair(0U, ALLRegisterClass);
574   case 'Z': return Pair(P3, PRegisterClass);
575   case 'Y': return Pair(P1, PRegisterClass);
576   }
577
578   // Not implemented: q0-q7, qA. Use {R2} etc instead.
579   // Constraints z, D, W, c, t, u, k, and y use non-existing classes, defer to
580   // getRegClassForInlineAsmConstraint()
581
582   return TargetLowering::getRegForInlineAsmConstraint(Constraint, VT);
583 }
584
585 std::vector<unsigned> BlackfinTargetLowering::
586 getRegClassForInlineAsmConstraint(const std::string &Constraint, EVT VT) const {
587   using namespace BF;
588
589   if (Constraint.size() != 1)
590     return std::vector<unsigned>();
591
592   switch (Constraint[0]) {
593   case 'z': return make_vector<unsigned>(P0, P1, P2, 0);
594   case 'D': return make_vector<unsigned>(R0, R2, R4, R6, 0);
595   case 'W': return make_vector<unsigned>(R1, R3, R5, R7, 0);
596   case 'c': return make_vector<unsigned>(I0, I1, I2, I3,
597                                          B0, B1, B2, B3,
598                                          L0, L1, L2, L3, 0);
599   case 't': return make_vector<unsigned>(LT0, LT1, 0);
600   case 'u': return make_vector<unsigned>(LB0, LB1, 0);
601   case 'k': return make_vector<unsigned>(LC0, LC1, 0);
602   case 'y': return make_vector<unsigned>(RETS, RETN, RETI, RETX, RETE,
603                                          ASTAT, SEQSTAT, USP, 0);
604   }
605
606   return std::vector<unsigned>();
607 }
608
609 bool BlackfinTargetLowering::
610 isOffsetFoldingLegal(const GlobalAddressSDNode *GA) const {
611   // The Blackfin target isn't yet aware of offsets.
612   return false;
613 }