Move CallFrameSetupOpcode and CallFrameDestroyOpcode to TargetInstrInfo.
[oota-llvm.git] / lib / Target / MBlaze / MBlazeRegisterInfo.cpp
1 //===- MBlazeRegisterInfo.cpp - MBlaze Register Information -== -*- C++ -*-===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 // This file contains the MBlaze implementation of the TargetRegisterInfo
11 // class.
12 //
13 //===----------------------------------------------------------------------===//
14
15 #define DEBUG_TYPE "mblaze-frame-info"
16
17 #include "MBlaze.h"
18 #include "MBlazeSubtarget.h"
19 #include "MBlazeRegisterInfo.h"
20 #include "MBlazeMachineFunction.h"
21 #include "llvm/Constants.h"
22 #include "llvm/Type.h"
23 #include "llvm/Function.h"
24 #include "llvm/CodeGen/ValueTypes.h"
25 #include "llvm/CodeGen/MachineInstrBuilder.h"
26 #include "llvm/CodeGen/MachineFunction.h"
27 #include "llvm/CodeGen/MachineFrameInfo.h"
28 #include "llvm/CodeGen/MachineLocation.h"
29 #include "llvm/Target/TargetFrameLowering.h"
30 #include "llvm/Target/TargetMachine.h"
31 #include "llvm/Target/TargetOptions.h"
32 #include "llvm/Target/TargetInstrInfo.h"
33 #include "llvm/Support/CommandLine.h"
34 #include "llvm/Support/Debug.h"
35 #include "llvm/Support/ErrorHandling.h"
36 #include "llvm/Support/raw_ostream.h"
37 #include "llvm/ADT/BitVector.h"
38 #include "llvm/ADT/STLExtras.h"
39
40 #define GET_REGINFO_MC_DESC
41 #define GET_REGINFO_TARGET_DESC
42 #include "MBlazeGenRegisterInfo.inc"
43
44 using namespace llvm;
45
46 MBlazeRegisterInfo::
47 MBlazeRegisterInfo(const MBlazeSubtarget &ST, const TargetInstrInfo &tii)
48   : MBlazeGenRegisterInfo(), Subtarget(ST), TII(tii) {}
49
50 /// getRegisterNumbering - Given the enum value for some register, e.g.
51 /// MBlaze::R0, return the number that it corresponds to (e.g. 0).
52 unsigned MBlazeRegisterInfo::getRegisterNumbering(unsigned RegEnum) {
53   switch (RegEnum) {
54     case MBlaze::R0     : return 0;
55     case MBlaze::R1     : return 1;
56     case MBlaze::R2     : return 2;
57     case MBlaze::R3     : return 3;
58     case MBlaze::R4     : return 4;
59     case MBlaze::R5     : return 5;
60     case MBlaze::R6     : return 6;
61     case MBlaze::R7     : return 7;
62     case MBlaze::R8     : return 8;
63     case MBlaze::R9     : return 9;
64     case MBlaze::R10    : return 10;
65     case MBlaze::R11    : return 11;
66     case MBlaze::R12    : return 12;
67     case MBlaze::R13    : return 13;
68     case MBlaze::R14    : return 14;
69     case MBlaze::R15    : return 15;
70     case MBlaze::R16    : return 16;
71     case MBlaze::R17    : return 17;
72     case MBlaze::R18    : return 18;
73     case MBlaze::R19    : return 19;
74     case MBlaze::R20    : return 20;
75     case MBlaze::R21    : return 21;
76     case MBlaze::R22    : return 22;
77     case MBlaze::R23    : return 23;
78     case MBlaze::R24    : return 24;
79     case MBlaze::R25    : return 25;
80     case MBlaze::R26    : return 26;
81     case MBlaze::R27    : return 27;
82     case MBlaze::R28    : return 28;
83     case MBlaze::R29    : return 29;
84     case MBlaze::R30    : return 30;
85     case MBlaze::R31    : return 31;
86     case MBlaze::RPC    : return 0x0000;
87     case MBlaze::RMSR   : return 0x0001;
88     case MBlaze::REAR   : return 0x0003;
89     case MBlaze::RESR   : return 0x0005;
90     case MBlaze::RFSR   : return 0x0007;
91     case MBlaze::RBTR   : return 0x000B;
92     case MBlaze::REDR   : return 0x000D;
93     case MBlaze::RPID   : return 0x1000;
94     case MBlaze::RZPR   : return 0x1001;
95     case MBlaze::RTLBX  : return 0x1002;
96     case MBlaze::RTLBLO : return 0x1003;
97     case MBlaze::RTLBHI : return 0x1004;
98     case MBlaze::RPVR0  : return 0x2000;
99     case MBlaze::RPVR1  : return 0x2001;
100     case MBlaze::RPVR2  : return 0x2002;
101     case MBlaze::RPVR3  : return 0x2003;
102     case MBlaze::RPVR4  : return 0x2004;
103     case MBlaze::RPVR5  : return 0x2005;
104     case MBlaze::RPVR6  : return 0x2006;
105     case MBlaze::RPVR7  : return 0x2007;
106     case MBlaze::RPVR8  : return 0x2008;
107     case MBlaze::RPVR9  : return 0x2009;
108     case MBlaze::RPVR10 : return 0x200A;
109     case MBlaze::RPVR11 : return 0x200B;
110     default: llvm_unreachable("Unknown register number!");
111   }
112   return 0; // Not reached
113 }
114
115 /// getRegisterFromNumbering - Given the enum value for some register, e.g.
116 /// MBlaze::R0, return the number that it corresponds to (e.g. 0).
117 unsigned MBlazeRegisterInfo::getRegisterFromNumbering(unsigned Reg) {
118   switch (Reg) {
119     case 0  : return MBlaze::R0;
120     case 1  : return MBlaze::R1;
121     case 2  : return MBlaze::R2;
122     case 3  : return MBlaze::R3;
123     case 4  : return MBlaze::R4;
124     case 5  : return MBlaze::R5;
125     case 6  : return MBlaze::R6;
126     case 7  : return MBlaze::R7;
127     case 8  : return MBlaze::R8;
128     case 9  : return MBlaze::R9;
129     case 10 : return MBlaze::R10;
130     case 11 : return MBlaze::R11;
131     case 12 : return MBlaze::R12;
132     case 13 : return MBlaze::R13;
133     case 14 : return MBlaze::R14;
134     case 15 : return MBlaze::R15;
135     case 16 : return MBlaze::R16;
136     case 17 : return MBlaze::R17;
137     case 18 : return MBlaze::R18;
138     case 19 : return MBlaze::R19;
139     case 20 : return MBlaze::R20;
140     case 21 : return MBlaze::R21;
141     case 22 : return MBlaze::R22;
142     case 23 : return MBlaze::R23;
143     case 24 : return MBlaze::R24;
144     case 25 : return MBlaze::R25;
145     case 26 : return MBlaze::R26;
146     case 27 : return MBlaze::R27;
147     case 28 : return MBlaze::R28;
148     case 29 : return MBlaze::R29;
149     case 30 : return MBlaze::R30;
150     case 31 : return MBlaze::R31;
151     default: llvm_unreachable("Unknown register number!");
152   }
153   return 0; // Not reached
154 }
155
156 unsigned MBlazeRegisterInfo::getSpecialRegisterFromNumbering(unsigned Reg) {
157   switch (Reg) {
158     case 0x0000 : return MBlaze::RPC;
159     case 0x0001 : return MBlaze::RMSR;
160     case 0x0003 : return MBlaze::REAR;
161     case 0x0005 : return MBlaze::RESR;
162     case 0x0007 : return MBlaze::RFSR;
163     case 0x000B : return MBlaze::RBTR;
164     case 0x000D : return MBlaze::REDR;
165     case 0x1000 : return MBlaze::RPID;
166     case 0x1001 : return MBlaze::RZPR;
167     case 0x1002 : return MBlaze::RTLBX;
168     case 0x1003 : return MBlaze::RTLBLO;
169     case 0x1004 : return MBlaze::RTLBHI;
170     case 0x2000 : return MBlaze::RPVR0;
171     case 0x2001 : return MBlaze::RPVR1;
172     case 0x2002 : return MBlaze::RPVR2;
173     case 0x2003 : return MBlaze::RPVR3;
174     case 0x2004 : return MBlaze::RPVR4;
175     case 0x2005 : return MBlaze::RPVR5;
176     case 0x2006 : return MBlaze::RPVR6;
177     case 0x2007 : return MBlaze::RPVR7;
178     case 0x2008 : return MBlaze::RPVR8;
179     case 0x2009 : return MBlaze::RPVR9;
180     case 0x200A : return MBlaze::RPVR10;
181     case 0x200B : return MBlaze::RPVR11;
182     default: llvm_unreachable("Unknown register number!");
183   }
184   return 0; // Not reached
185 }
186
187 bool MBlazeRegisterInfo::isRegister(unsigned Reg) {
188   return Reg <= 31;
189 }
190
191 bool MBlazeRegisterInfo::isSpecialRegister(unsigned Reg) {
192   switch (Reg) {
193     case 0x0000 : case 0x0001 : case 0x0003 : case 0x0005 : 
194     case 0x0007 : case 0x000B : case 0x000D : case 0x1000 : 
195     case 0x1001 : case 0x1002 : case 0x1003 : case 0x1004 : 
196     case 0x2000 : case 0x2001 : case 0x2002 : case 0x2003 : 
197     case 0x2004 : case 0x2005 : case 0x2006 : case 0x2007 : 
198     case 0x2008 : case 0x2009 : case 0x200A : case 0x200B : 
199       return true;
200
201     default:
202       return false;
203   }
204   return false; // Not reached
205 }
206
207 unsigned MBlazeRegisterInfo::getPICCallReg() {
208   return MBlaze::R20;
209 }
210
211 //===----------------------------------------------------------------------===//
212 // Callee Saved Registers methods
213 //===----------------------------------------------------------------------===//
214
215 /// MBlaze Callee Saved Registers
216 const unsigned* MBlazeRegisterInfo::
217 getCalleeSavedRegs(const MachineFunction *MF) const {
218   // MBlaze callee-save register range is R20 - R31
219   static const unsigned CalleeSavedRegs[] = {
220     MBlaze::R20, MBlaze::R21, MBlaze::R22, MBlaze::R23,
221     MBlaze::R24, MBlaze::R25, MBlaze::R26, MBlaze::R27,
222     MBlaze::R28, MBlaze::R29, MBlaze::R30, MBlaze::R31,
223     0
224   };
225
226   return CalleeSavedRegs;
227 }
228
229 BitVector MBlazeRegisterInfo::
230 getReservedRegs(const MachineFunction &MF) const {
231   BitVector Reserved(getNumRegs());
232   Reserved.set(MBlaze::R0);
233   Reserved.set(MBlaze::R1);
234   Reserved.set(MBlaze::R2);
235   Reserved.set(MBlaze::R13);
236   Reserved.set(MBlaze::R14);
237   Reserved.set(MBlaze::R15);
238   Reserved.set(MBlaze::R16);
239   Reserved.set(MBlaze::R17);
240   Reserved.set(MBlaze::R18);
241   Reserved.set(MBlaze::R19);
242   return Reserved;
243 }
244
245 // This function eliminate ADJCALLSTACKDOWN/ADJCALLSTACKUP pseudo instructions
246 void MBlazeRegisterInfo::
247 eliminateCallFramePseudoInstr(MachineFunction &MF, MachineBasicBlock &MBB,
248                               MachineBasicBlock::iterator I) const {
249   const TargetFrameLowering *TFI = MF.getTarget().getFrameLowering();
250
251   if (!TFI->hasReservedCallFrame(MF)) {
252     // If we have a frame pointer, turn the adjcallstackup instruction into a
253     // 'addi r1, r1, -<amt>' and the adjcallstackdown instruction into
254     // 'addi r1, r1, <amt>'
255     MachineInstr *Old = I;
256     int Amount = Old->getOperand(0).getImm() + 4;
257     if (Amount != 0) {
258       // We need to keep the stack aligned properly.  To do this, we round the
259       // amount of space needed for the outgoing arguments up to the next
260       // alignment boundary.
261       unsigned Align = TFI->getStackAlignment();
262       Amount = (Amount+Align-1)/Align*Align;
263
264       MachineInstr *New;
265       if (Old->getOpcode() == MBlaze::ADJCALLSTACKDOWN) {
266         New = BuildMI(MF,Old->getDebugLoc(),TII.get(MBlaze::ADDIK),MBlaze::R1)
267                 .addReg(MBlaze::R1).addImm(-Amount);
268       } else {
269         assert(Old->getOpcode() == MBlaze::ADJCALLSTACKUP);
270         New = BuildMI(MF,Old->getDebugLoc(),TII.get(MBlaze::ADDIK),MBlaze::R1)
271                 .addReg(MBlaze::R1).addImm(Amount);
272       }
273
274       // Replace the pseudo instruction with a new instruction...
275       MBB.insert(I, New);
276     }
277   }
278
279   // Simply discard ADJCALLSTACKDOWN, ADJCALLSTACKUP instructions.
280   MBB.erase(I);
281 }
282
283 // FrameIndex represent objects inside a abstract stack.
284 // We must replace FrameIndex with an stack/frame pointer
285 // direct reference.
286 void MBlazeRegisterInfo::
287 eliminateFrameIndex(MachineBasicBlock::iterator II, int SPAdj,
288                     RegScavenger *RS) const {
289   MachineInstr &MI = *II;
290   MachineFunction &MF = *MI.getParent()->getParent();
291   MachineFrameInfo *MFI = MF.getFrameInfo();
292
293   unsigned i = 0;
294   while (!MI.getOperand(i).isFI()) {
295     ++i;
296     assert(i < MI.getNumOperands() &&
297            "Instr doesn't have FrameIndex operand!");
298   }
299
300   unsigned oi = i == 2 ? 1 : 2;
301
302   DEBUG(dbgs() << "\nFunction : " << MF.getFunction()->getName() << "\n";
303         dbgs() << "<--------->\n" << MI);
304
305   int FrameIndex = MI.getOperand(i).getIndex();
306   int stackSize  = MFI->getStackSize();
307   int spOffset   = MFI->getObjectOffset(FrameIndex);
308
309   DEBUG(MBlazeFunctionInfo *MBlazeFI = MF.getInfo<MBlazeFunctionInfo>();
310         dbgs() << "FrameIndex : " << FrameIndex << "\n"
311                << "spOffset   : " << spOffset << "\n"
312                << "stackSize  : " << stackSize << "\n"
313                << "isFixed    : " << MFI->isFixedObjectIndex(FrameIndex) << "\n"
314                << "isLiveIn   : " << MBlazeFI->isLiveIn(FrameIndex) << "\n"
315                << "isSpill    : " << MFI->isSpillSlotObjectIndex(FrameIndex)
316                << "\n" );
317
318   // as explained on LowerFormalArguments, detect negative offsets
319   // and adjust SPOffsets considering the final stack size.
320   int Offset = (spOffset < 0) ? (stackSize - spOffset) : spOffset;
321   Offset += MI.getOperand(oi).getImm();
322
323   DEBUG(dbgs() << "Offset     : " << Offset << "\n" << "<--------->\n");
324
325   MI.getOperand(oi).ChangeToImmediate(Offset);
326   MI.getOperand(i).ChangeToRegister(getFrameRegister(MF), false);
327 }
328
329 void MBlazeRegisterInfo::
330 processFunctionBeforeFrameFinalized(MachineFunction &MF) const {
331   // Set the stack offset where GP must be saved/loaded from.
332   MachineFrameInfo *MFI = MF.getFrameInfo();
333   MBlazeFunctionInfo *MBlazeFI = MF.getInfo<MBlazeFunctionInfo>();
334   if (MBlazeFI->needGPSaveRestore())
335     MFI->setObjectOffset(MBlazeFI->getGPFI(), MBlazeFI->getGPStackOffset());
336 }
337
338 unsigned MBlazeRegisterInfo::getRARegister() const {
339   return MBlaze::R15;
340 }
341
342 unsigned MBlazeRegisterInfo::getFrameRegister(const MachineFunction &MF) const {
343   const TargetFrameLowering *TFI = MF.getTarget().getFrameLowering();
344
345   return TFI->hasFP(MF) ? MBlaze::R19 : MBlaze::R1;
346 }
347
348 unsigned MBlazeRegisterInfo::getEHExceptionRegister() const {
349   llvm_unreachable("What is the exception register");
350   return 0;
351 }
352
353 unsigned MBlazeRegisterInfo::getEHHandlerRegister() const {
354   llvm_unreachable("What is the exception handler register");
355   return 0;
356 }
357
358 int MBlazeRegisterInfo::getDwarfRegNum(unsigned RegNo, bool isEH) const {
359   return MBlazeGenRegisterInfo::getDwarfRegNumFull(RegNo,0);
360 }
361
362 int MBlazeRegisterInfo::getLLVMRegNum(unsigned DwarfRegNo, bool isEH) const {
363   return MBlazeGenRegisterInfo::getLLVMRegNumFull(DwarfRegNo,0);
364 }