When Mips16 frames grow large, the immediate field may exceed the maximum
[oota-llvm.git] / lib / Target / Mips / Mips16RegisterInfo.cpp
1
2 //===-- Mips16RegisterInfo.cpp - MIPS16 Register Information -== ----------===//
3 //
4 //                     The LLVM Compiler Infrastructure
5 //
6 // This file is distributed under the University of Illinois Open Source
7 // License. See LICENSE.TXT for details.
8 //
9 //===----------------------------------------------------------------------===//
10 //
11 // This file contains the MIPS16 implementation of the TargetRegisterInfo class.
12 //
13 //===----------------------------------------------------------------------===//
14
15 #include "Mips16RegisterInfo.h"
16 #include "Mips16InstrInfo.h"
17 #include "Mips.h"
18 #include "Mips16InstrInfo.h"
19 #include "MipsAnalyzeImmediate.h"
20 #include "MipsInstrInfo.h"
21 #include "MipsMachineFunction.h"
22 #include "MipsSubtarget.h"
23 #include "llvm/ADT/BitVector.h"
24 #include "llvm/ADT/STLExtras.h"
25 #include "llvm/CodeGen/MachineFrameInfo.h"
26 #include "llvm/CodeGen/MachineFunction.h"
27 #include "llvm/CodeGen/MachineInstrBuilder.h"
28 #include "llvm/CodeGen/MachineRegisterInfo.h"
29 #include "llvm/CodeGen/ValueTypes.h"
30 #include "llvm/DebugInfo.h"
31 #include "llvm/IR/Constants.h"
32 #include "llvm/IR/Function.h"
33 #include "llvm/IR/Type.h"
34 #include "llvm/Support/CommandLine.h"
35 #include "llvm/Support/Debug.h"
36 #include "llvm/Support/ErrorHandling.h"
37 #include "llvm/Support/raw_ostream.h"
38 #include "llvm/Target/TargetFrameLowering.h"
39 #include "llvm/Target/TargetInstrInfo.h"
40 #include "llvm/Target/TargetMachine.h"
41 #include "llvm/Target/TargetOptions.h"
42
43 using namespace llvm;
44
45 Mips16RegisterInfo::Mips16RegisterInfo(const MipsSubtarget &ST,
46     const Mips16InstrInfo &I)
47   : MipsRegisterInfo(ST), TII(I) {}
48
49 bool Mips16RegisterInfo::requiresRegisterScavenging
50   (const MachineFunction &MF) const {
51   return true;
52 }
53 bool Mips16RegisterInfo::requiresFrameIndexScavenging
54   (const MachineFunction &MF) const {
55   return true;
56 }
57
58 bool Mips16RegisterInfo::useFPForScavengingIndex
59   (const MachineFunction &MF) const {
60   return false;
61 }
62
63 bool Mips16RegisterInfo::saveScavengerRegister
64   (MachineBasicBlock &MBB,
65    MachineBasicBlock::iterator I,
66    MachineBasicBlock::iterator &UseMI,
67    const TargetRegisterClass *RC,
68    unsigned Reg) const {
69   DebugLoc DL;
70   TII.copyPhysReg(MBB, I, DL, Mips::T0, Reg, true);
71   TII.copyPhysReg(MBB, UseMI, DL, Reg, Mips::T0, true);
72   return true;
73 }
74
75 // This function eliminate ADJCALLSTACKDOWN,
76 // ADJCALLSTACKUP pseudo instructions
77 void Mips16RegisterInfo::
78 eliminateCallFramePseudoInstr(MachineFunction &MF, MachineBasicBlock &MBB,
79                               MachineBasicBlock::iterator I) const {
80   const TargetFrameLowering *TFI = MF.getTarget().getFrameLowering();
81
82   if (!TFI->hasReservedCallFrame(MF)) {
83     int64_t Amount = I->getOperand(0).getImm();
84
85     if (I->getOpcode() == Mips::ADJCALLSTACKDOWN)
86       Amount = -Amount;
87
88     const Mips16InstrInfo *II = static_cast<const Mips16InstrInfo*>(&TII);
89
90     II->adjustStackPtr(Mips::SP, Amount, MBB, I);
91   }
92
93   MBB.erase(I);
94 }
95
96 void Mips16RegisterInfo::eliminateFI(MachineBasicBlock::iterator II,
97                                      unsigned OpNo, int FrameIndex,
98                                      uint64_t StackSize,
99                                      int64_t SPOffset) const {
100   MachineInstr &MI = *II;
101   MachineFunction &MF = *MI.getParent()->getParent();
102   MachineFrameInfo *MFI = MF.getFrameInfo();
103
104   const std::vector<CalleeSavedInfo> &CSI = MFI->getCalleeSavedInfo();
105   int MinCSFI = 0;
106   int MaxCSFI = -1;
107
108   if (CSI.size()) {
109     MinCSFI = CSI[0].getFrameIdx();
110     MaxCSFI = CSI[CSI.size() - 1].getFrameIdx();
111   }
112
113   // The following stack frame objects are always
114   // referenced relative to $sp:
115   //  1. Outgoing arguments.
116   //  2. Pointer to dynamically allocated stack space.
117   //  3. Locations for callee-saved registers.
118   // Everything else is referenced relative to whatever register
119   // getFrameRegister() returns.
120   unsigned FrameReg;
121
122   if (FrameIndex >= MinCSFI && FrameIndex <= MaxCSFI)
123     FrameReg = Mips::SP;
124   else {
125     const TargetFrameLowering *TFI = MF.getTarget().getFrameLowering();
126     if (TFI->hasFP(MF)) {
127       FrameReg = Mips::S0;
128     }
129     else {
130       if ((MI.getNumOperands()> OpNo+2) && MI.getOperand(OpNo+2).isReg())
131         FrameReg = MI.getOperand(OpNo+2).getReg();
132       else
133         FrameReg = Mips::SP;
134     }
135   }
136   // Calculate final offset.
137   // - There is no need to change the offset if the frame object
138   //   is one of the
139   //   following: an outgoing argument, pointer to a dynamically allocated
140   //   stack space or a $gp restore location,
141   // - If the frame object is any of the following,
142   //   its offset must be adjusted
143   //   by adding the size of the stack:
144   //   incoming argument, callee-saved register location or local variable.
145   int64_t Offset;
146   bool IsKill = false;
147   Offset = SPOffset + (int64_t)StackSize;
148   Offset += MI.getOperand(OpNo + 1).getImm();
149
150
151   DEBUG(errs() << "Offset     : " << Offset << "\n" << "<--------->\n");
152
153   if (!MI.isDebugValue() && ( ((FrameReg != Mips::SP) && !isInt<16>(Offset)) ||
154       ((FrameReg == Mips::SP) && !isInt<15>(Offset)) )) {
155     MachineBasicBlock &MBB = *MI.getParent();
156     DebugLoc DL = II->getDebugLoc();
157     unsigned NewImm;
158     FrameReg = TII.loadImmediate(FrameReg, Offset, MBB, II, DL, NewImm);
159     Offset = SignExtend64<16>(NewImm);
160     IsKill = true;
161   }
162   MI.getOperand(OpNo).ChangeToRegister(FrameReg, false, false, IsKill);
163   MI.getOperand(OpNo + 1).ChangeToImmediate(Offset);
164
165
166 }