[Mips] Support for unaligned load/store microMips instructions
[oota-llvm.git] / lib / Target / Mips / MipsISelDAGToDAG.cpp
1 //===-- MipsISelDAGToDAG.cpp - A Dag to Dag Inst Selector for Mips --------===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 // This file defines an instruction selector for the MIPS target.
11 //
12 //===----------------------------------------------------------------------===//
13
14 #define DEBUG_TYPE "mips-isel"
15 #include "MipsISelDAGToDAG.h"
16 #include "Mips16ISelDAGToDAG.h"
17 #include "MipsSEISelDAGToDAG.h"
18 #include "Mips.h"
19 #include "MCTargetDesc/MipsBaseInfo.h"
20 #include "MipsMachineFunction.h"
21 #include "MipsRegisterInfo.h"
22 #include "llvm/CodeGen/MachineConstantPool.h"
23 #include "llvm/CodeGen/MachineFrameInfo.h"
24 #include "llvm/CodeGen/MachineFunction.h"
25 #include "llvm/CodeGen/MachineInstrBuilder.h"
26 #include "llvm/CodeGen/MachineRegisterInfo.h"
27 #include "llvm/CodeGen/SelectionDAGNodes.h"
28 #include "llvm/IR/GlobalValue.h"
29 #include "llvm/IR/Instructions.h"
30 #include "llvm/IR/Intrinsics.h"
31 #include "llvm/IR/Type.h"
32 #include "llvm/Support/CFG.h"
33 #include "llvm/Support/Debug.h"
34 #include "llvm/Support/ErrorHandling.h"
35 #include "llvm/Support/raw_ostream.h"
36 #include "llvm/Target/TargetMachine.h"
37 using namespace llvm;
38
39 //===----------------------------------------------------------------------===//
40 // Instruction Selector Implementation
41 //===----------------------------------------------------------------------===//
42
43 //===----------------------------------------------------------------------===//
44 // MipsDAGToDAGISel - MIPS specific code to select MIPS machine
45 // instructions for SelectionDAG operations.
46 //===----------------------------------------------------------------------===//
47
48 bool MipsDAGToDAGISel::runOnMachineFunction(MachineFunction &MF) {
49   bool Ret = SelectionDAGISel::runOnMachineFunction(MF);
50
51   processFunctionAfterISel(MF);
52
53   return Ret;
54 }
55
56 /// getGlobalBaseReg - Output the instructions required to put the
57 /// GOT address into a register.
58 SDNode *MipsDAGToDAGISel::getGlobalBaseReg() {
59   unsigned GlobalBaseReg = MF->getInfo<MipsFunctionInfo>()->getGlobalBaseReg();
60   return CurDAG->getRegister(GlobalBaseReg,
61                              getTargetLowering()->getPointerTy()).getNode();
62 }
63
64 /// ComplexPattern used on MipsInstrInfo
65 /// Used on Mips Load/Store instructions
66 bool MipsDAGToDAGISel::selectAddrRegImm(SDValue Addr, SDValue &Base,
67                                         SDValue &Offset) const {
68   llvm_unreachable("Unimplemented function.");
69   return false;
70 }
71
72 bool MipsDAGToDAGISel::selectAddrDefault(SDValue Addr, SDValue &Base,
73                                          SDValue &Offset) const {
74   llvm_unreachable("Unimplemented function.");
75   return false;
76 }
77
78 bool MipsDAGToDAGISel::selectIntAddr(SDValue Addr, SDValue &Base,
79                                      SDValue &Offset) const {
80   llvm_unreachable("Unimplemented function.");
81   return false;
82 }
83
84 bool MipsDAGToDAGISel::selectIntAddrMM(SDValue Addr, SDValue &Base,
85                                        SDValue &Offset) const {
86   llvm_unreachable("Unimplemented function.");
87   return false;
88 }
89
90 bool MipsDAGToDAGISel::selectAddr16(SDNode *Parent, SDValue N, SDValue &Base,
91                                     SDValue &Offset, SDValue &Alias) {
92   llvm_unreachable("Unimplemented function.");
93   return false;
94 }
95
96 /// Select instructions not customized! Used for
97 /// expanded, promoted and normal instructions
98 SDNode* MipsDAGToDAGISel::Select(SDNode *Node) {
99   unsigned Opcode = Node->getOpcode();
100
101   // Dump information about the Node being selected
102   DEBUG(errs() << "Selecting: "; Node->dump(CurDAG); errs() << "\n");
103
104   // If we have a custom node, we already have selected!
105   if (Node->isMachineOpcode()) {
106     DEBUG(errs() << "== "; Node->dump(CurDAG); errs() << "\n");
107     return NULL;
108   }
109
110   // See if subclasses can handle this node.
111   std::pair<bool, SDNode*> Ret = selectNode(Node);
112
113   if (Ret.first)
114     return Ret.second;
115
116   switch(Opcode) {
117   default: break;
118
119   // Get target GOT address.
120   case ISD::GLOBAL_OFFSET_TABLE:
121     return getGlobalBaseReg();
122
123 #ifndef NDEBUG
124   case ISD::LOAD:
125   case ISD::STORE:
126     assert(cast<MemSDNode>(Node)->getMemoryVT().getSizeInBits() / 8 <=
127            cast<MemSDNode>(Node)->getAlignment() &&
128            "Unexpected unaligned loads/stores.");
129     break;
130 #endif
131   }
132
133   // Select the default instruction
134   SDNode *ResNode = SelectCode(Node);
135
136   DEBUG(errs() << "=> ");
137   if (ResNode == NULL || ResNode == Node)
138     DEBUG(Node->dump(CurDAG));
139   else
140     DEBUG(ResNode->dump(CurDAG));
141   DEBUG(errs() << "\n");
142   return ResNode;
143 }
144
145 bool MipsDAGToDAGISel::
146 SelectInlineAsmMemoryOperand(const SDValue &Op, char ConstraintCode,
147                              std::vector<SDValue> &OutOps) {
148   assert(ConstraintCode == 'm' && "unexpected asm memory constraint");
149   OutOps.push_back(Op);
150   return false;
151 }
152
153 /// createMipsISelDag - This pass converts a legalized DAG into a
154 /// MIPS-specific DAG, ready for instruction scheduling.
155 FunctionPass *llvm::createMipsISelDag(MipsTargetMachine &TM) {
156   if (TM.getSubtargetImpl()->inMips16Mode())
157     return llvm::createMips16ISelDag(TM);
158
159   return llvm::createMipsSEISelDag(TM);
160 }