Match X86ISD::FSETCCsd and X86ISD::FSETCCss while in AVX mode. This fix
[oota-llvm.git] / lib / Target / Mips / MipsISelLowering.h
1 //===-- MipsISelLowering.h - Mips DAG Lowering Interface --------*- C++ -*-===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 // This file defines the interfaces that Mips uses to lower LLVM code into a
11 // selection DAG.
12 //
13 //===----------------------------------------------------------------------===//
14
15 #ifndef MipsISELLOWERING_H
16 #define MipsISELLOWERING_H
17
18 #include "llvm/CodeGen/SelectionDAG.h"
19 #include "llvm/Target/TargetLowering.h"
20 #include "Mips.h"
21 #include "MipsSubtarget.h"
22
23 namespace llvm {
24   namespace MipsISD {
25     enum NodeType {
26       // Start the numbering from where ISD NodeType finishes.
27       FIRST_NUMBER = ISD::BUILTIN_OP_END,
28
29       // Jump and link (call)
30       JmpLink,
31
32       // Get the Higher 16 bits from a 32-bit immediate
33       // No relation with Mips Hi register
34       Hi,
35
36       // Get the Lower 16 bits from a 32-bit immediate
37       // No relation with Mips Lo register
38       Lo,
39
40       // Handle gp_rel (small data/bss sections) relocation.
41       GPRel,
42
43       // General Dynamic TLS
44       TlsGd,
45
46       // Local Exec TLS
47       TprelHi,
48       TprelLo,
49
50       // Thread Pointer
51       ThreadPointer,
52
53       // Floating Point Branch Conditional
54       FPBrcond,
55
56       // Floating Point Compare
57       FPCmp,
58
59       // Floating Point Conditional Moves
60       CMovFP_T,
61       CMovFP_F,
62
63       // Floating Point Rounding
64       FPRound,
65
66       // Return
67       Ret,
68
69       // MAdd/Sub nodes
70       MAdd,
71       MAddu,
72       MSub,
73       MSubu,
74
75       // DivRem(u)
76       DivRem,
77       DivRemU,
78
79       BuildPairF64,
80       ExtractElementF64,
81
82       WrapperPIC,
83
84       DynAlloc,
85
86       Sync,
87
88       Ext,
89       Ins
90     };
91   }
92
93   //===--------------------------------------------------------------------===//
94   // TargetLowering Implementation
95   //===--------------------------------------------------------------------===//
96
97   class MipsTargetLowering : public TargetLowering  {
98   public:
99     explicit MipsTargetLowering(MipsTargetMachine &TM);
100
101     virtual bool allowsUnalignedMemoryAccesses (EVT VT) const;
102
103     /// LowerOperation - Provide custom lowering hooks for some operations.
104     virtual SDValue LowerOperation(SDValue Op, SelectionDAG &DAG) const;
105
106     /// getTargetNodeName - This method returns the name of a target specific
107     //  DAG node.
108     virtual const char *getTargetNodeName(unsigned Opcode) const;
109
110     /// getSetCCResultType - get the ISD::SETCC result ValueType
111     EVT getSetCCResultType(EVT VT) const;
112
113     virtual SDValue PerformDAGCombine(SDNode *N, DAGCombinerInfo &DCI) const;
114   private:
115     // Subtarget Info
116     const MipsSubtarget *Subtarget;
117
118
119     // Lower Operand helpers
120     SDValue LowerCallResult(SDValue Chain, SDValue InFlag,
121                             CallingConv::ID CallConv, bool isVarArg,
122                             const SmallVectorImpl<ISD::InputArg> &Ins,
123                             DebugLoc dl, SelectionDAG &DAG,
124                             SmallVectorImpl<SDValue> &InVals) const;
125
126     // Lower Operand specifics
127     SDValue LowerBRCOND(SDValue Op, SelectionDAG &DAG) const;
128     SDValue LowerConstantPool(SDValue Op, SelectionDAG &DAG) const;
129     SDValue LowerDYNAMIC_STACKALLOC(SDValue Op, SelectionDAG &DAG) const;
130     SDValue LowerGlobalAddress(SDValue Op, SelectionDAG &DAG) const;
131     SDValue LowerBlockAddress(SDValue Op, SelectionDAG &DAG) const;
132     SDValue LowerGlobalTLSAddress(SDValue Op, SelectionDAG &DAG) const;
133     SDValue LowerJumpTable(SDValue Op, SelectionDAG &DAG) const;
134     SDValue LowerSELECT(SDValue Op, SelectionDAG &DAG) const;
135     SDValue LowerVASTART(SDValue Op, SelectionDAG &DAG) const;
136     SDValue LowerFCOPYSIGN(SDValue Op, SelectionDAG &DAG) const;
137     SDValue LowerFRAMEADDR(SDValue Op, SelectionDAG &DAG) const;
138     SDValue LowerMEMBARRIER(SDValue Op, SelectionDAG& DAG) const;
139     SDValue LowerATOMIC_FENCE(SDValue Op, SelectionDAG& DAG) const;
140
141     virtual SDValue
142       LowerFormalArguments(SDValue Chain,
143                            CallingConv::ID CallConv, bool isVarArg,
144                            const SmallVectorImpl<ISD::InputArg> &Ins,
145                            DebugLoc dl, SelectionDAG &DAG,
146                            SmallVectorImpl<SDValue> &InVals) const;
147
148     virtual SDValue
149       LowerCall(SDValue Chain, SDValue Callee,
150                 CallingConv::ID CallConv, bool isVarArg,
151                 bool &isTailCall,
152                 const SmallVectorImpl<ISD::OutputArg> &Outs,
153                 const SmallVectorImpl<SDValue> &OutVals,
154                 const SmallVectorImpl<ISD::InputArg> &Ins,
155                 DebugLoc dl, SelectionDAG &DAG,
156                 SmallVectorImpl<SDValue> &InVals) const;
157
158     virtual SDValue
159       LowerReturn(SDValue Chain,
160                   CallingConv::ID CallConv, bool isVarArg,
161                   const SmallVectorImpl<ISD::OutputArg> &Outs,
162                   const SmallVectorImpl<SDValue> &OutVals,
163                   DebugLoc dl, SelectionDAG &DAG) const;
164
165     virtual MachineBasicBlock *
166       EmitInstrWithCustomInserter(MachineInstr *MI,
167                                   MachineBasicBlock *MBB) const;
168
169     // Inline asm support
170     ConstraintType getConstraintType(const std::string &Constraint) const;
171
172     /// Examine constraint string and operand type and determine a weight value.
173     /// The operand object must already have been set up with the operand type.
174     ConstraintWeight getSingleConstraintMatchWeight(
175       AsmOperandInfo &info, const char *constraint) const;
176
177     std::pair<unsigned, const TargetRegisterClass*>
178               getRegForInlineAsmConstraint(const std::string &Constraint,
179               EVT VT) const;
180
181     virtual bool isOffsetFoldingLegal(const GlobalAddressSDNode *GA) const;
182
183     /// isFPImmLegal - Returns true if the target can instruction select the
184     /// specified FP immediate natively. If false, the legalizer will
185     /// materialize the FP immediate as a load from a constant pool.
186     virtual bool isFPImmLegal(const APFloat &Imm, EVT VT) const;
187
188     MachineBasicBlock *EmitAtomicBinary(MachineInstr *MI, MachineBasicBlock *BB,
189                     unsigned Size, unsigned BinOpcode, bool Nand = false) const;
190     MachineBasicBlock *EmitAtomicBinaryPartword(MachineInstr *MI,
191                     MachineBasicBlock *BB, unsigned Size, unsigned BinOpcode,
192                     bool Nand = false) const;
193     MachineBasicBlock *EmitAtomicCmpSwap(MachineInstr *MI,
194                                   MachineBasicBlock *BB, unsigned Size) const;
195     MachineBasicBlock *EmitAtomicCmpSwapPartword(MachineInstr *MI,
196                                   MachineBasicBlock *BB, unsigned Size) const;
197   };
198 }
199
200 #endif // MipsISELLOWERING_H