[ARM] Cortex-R4F is not VFPOnlySP
[oota-llvm.git] / lib / Target / NVPTX / NVPTXFrameLowering.cpp
1 //=======- NVPTXFrameLowering.cpp - NVPTX Frame Information ---*- C++ -*-=====//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 // This file contains the NVPTX implementation of TargetFrameLowering class.
11 //
12 //===----------------------------------------------------------------------===//
13
14 #include "NVPTXFrameLowering.h"
15 #include "NVPTX.h"
16 #include "NVPTXRegisterInfo.h"
17 #include "NVPTXSubtarget.h"
18 #include "NVPTXTargetMachine.h"
19 #include "llvm/ADT/BitVector.h"
20 #include "llvm/CodeGen/MachineFrameInfo.h"
21 #include "llvm/CodeGen/MachineFunction.h"
22 #include "llvm/CodeGen/MachineInstrBuilder.h"
23 #include "llvm/CodeGen/MachineRegisterInfo.h"
24 #include "llvm/MC/MachineLocation.h"
25 #include "llvm/Target/TargetInstrInfo.h"
26
27 using namespace llvm;
28
29 NVPTXFrameLowering::NVPTXFrameLowering()
30     : TargetFrameLowering(TargetFrameLowering::StackGrowsUp, 8, 0) {}
31
32 bool NVPTXFrameLowering::hasFP(const MachineFunction &MF) const { return true; }
33
34 void NVPTXFrameLowering::emitPrologue(MachineFunction &MF,
35                                       MachineBasicBlock &MBB) const {
36   if (MF.getFrameInfo()->hasStackObjects()) {
37     assert(&MF.front() == &MBB && "Shrink-wrapping not yet supported");
38     // Insert "mov.u32 %SP, %Depot"
39     MachineInstr *MI = MBB.begin();
40     MachineRegisterInfo &MR = MF.getRegInfo();
41
42     // This instruction really occurs before first instruction
43     // in the BB, so giving it no debug location.
44     DebugLoc dl = DebugLoc();
45
46     // mov %SPL, %depot;
47     // cvta.local %SP, %SPL;
48     if (static_cast<const NVPTXTargetMachine &>(MF.getTarget()).is64Bit()) {
49       // Check if %SP is actually used
50       if (MR.hasOneNonDBGUse(NVPTX::VRFrame)) {
51         MI = BuildMI(MBB, MI, dl, MF.getSubtarget().getInstrInfo()->get(
52                                       NVPTX::cvta_local_yes_64),
53                      NVPTX::VRFrame)
54                  .addReg(NVPTX::VRFrameLocal);
55       }
56
57       BuildMI(MBB, MI, dl,
58               MF.getSubtarget().getInstrInfo()->get(NVPTX::MOV_DEPOT_ADDR_64),
59               NVPTX::VRFrameLocal)
60           .addImm(MF.getFunctionNumber());
61     } else {
62       // Check if %SP is actually used
63       if (MR.hasOneNonDBGUse(NVPTX::VRFrame)) {
64         MI = BuildMI(MBB, MI, dl, MF.getSubtarget().getInstrInfo()->get(
65                                       NVPTX::cvta_local_yes),
66                      NVPTX::VRFrame)
67                  .addReg(NVPTX::VRFrameLocal);
68       }
69       BuildMI(MBB, MI, dl,
70               MF.getSubtarget().getInstrInfo()->get(NVPTX::MOV_DEPOT_ADDR),
71               NVPTX::VRFrameLocal)
72           .addImm(MF.getFunctionNumber());
73     }
74   }
75 }
76
77 void NVPTXFrameLowering::emitEpilogue(MachineFunction &MF,
78                                       MachineBasicBlock &MBB) const {}
79
80 // This function eliminates ADJCALLSTACKDOWN,
81 // ADJCALLSTACKUP pseudo instructions
82 void NVPTXFrameLowering::eliminateCallFramePseudoInstr(
83     MachineFunction &MF, MachineBasicBlock &MBB,
84     MachineBasicBlock::iterator I) const {
85   // Simply discard ADJCALLSTACKDOWN,
86   // ADJCALLSTACKUP instructions.
87   MBB.erase(I);
88 }