Emit .line debug directives for stoppoints. The debug location is retrieved by the...
[oota-llvm.git] / lib / Target / PIC16 / PIC16ISelLowering.h
1 //===-- PIC16ISelLowering.h - PIC16 DAG Lowering Interface ------*- C++ -*-===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source 
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 // This file defines the interfaces that PIC16 uses to lower LLVM code into a
11 // selection DAG.
12 //
13 //===----------------------------------------------------------------------===//
14
15 #ifndef PIC16ISELLOWERING_H
16 #define PIC16ISELLOWERING_H
17
18 #include "PIC16.h"
19 #include "PIC16Subtarget.h"
20 #include "llvm/CodeGen/SelectionDAG.h"
21 #include "llvm/Target/TargetLowering.h"
22 #include <map>
23
24 namespace llvm {
25   namespace PIC16ISD {
26     enum NodeType {
27       // Start the numbering from where ISD NodeType finishes.
28       FIRST_NUMBER = ISD::BUILTIN_OP_END,
29
30       Lo,            // Low 8-bits of GlobalAddress.
31       Hi,            // High 8-bits of GlobalAddress.
32       PIC16Load,
33       PIC16LdArg,   // This is replica of PIC16Load but used to load function 
34                     // arguments and is being used for facilitating for some 
35                     // store removal optimizations. 
36
37       PIC16LdWF,
38       PIC16Store,
39       PIC16StWF,
40       Banksel,
41       MTLO,          // Move to low part of FSR
42       MTHI,          // Move to high part of FSR
43       MTPCLATH,      // Move to PCLATCH
44       PIC16Connect,  // General connector for PIC16 nodes
45       BCF,
46       LSLF,          // PIC16 Logical shift left
47       LRLF,          // PIC16 Logical shift right
48       RLF,           // Rotate left through carry
49       RRF,           // Rotate right through carry
50       CALL,          // PIC16 Call instruction 
51       CALLW,         // PIC16 CALLW instruction 
52       SUBCC,         // Compare for equality or inequality.
53       SELECT_ICC,    // Psuedo to be caught in schedular and expanded to brcond.
54       BRCOND,        // Conditional branch.
55       Dummy
56     };
57
58     // Keep track of different address spaces. 
59     enum AddressSpace {
60       RAM_SPACE = 0,   // RAM address space
61       ROM_SPACE = 1    // ROM address space number is 1
62     };
63     enum PIC16Libcall {
64       MUL_I8,
65       SRA_I8,
66       SLL_I8,
67       SRL_I8,
68       PIC16UnknownCall
69     };
70   }
71
72
73   //===--------------------------------------------------------------------===//
74   // TargetLowering Implementation
75   //===--------------------------------------------------------------------===//
76   class PIC16TargetLowering : public TargetLowering {
77   public:
78     explicit PIC16TargetLowering(PIC16TargetMachine &TM);
79
80     /// getTargetNodeName - This method returns the name of a target specific
81     /// DAG node.
82     virtual const char *getTargetNodeName(unsigned Opcode) const;
83     /// getSetCCResultType - Return the ISD::SETCC ValueType
84     virtual MVT getSetCCResultType(MVT ValType) const;
85     SDValue LowerFORMAL_ARGUMENTS(SDValue Op, SelectionDAG &DAG);
86     SDValue LowerShift(SDValue Op, SelectionDAG &DAG);
87     SDValue LowerADD(SDValue Op, SelectionDAG &DAG);
88     SDValue LowerSUB(SDValue Op, SelectionDAG &DAG);
89     SDValue LowerBinOp(SDValue Op, SelectionDAG &DAG);
90     SDValue LowerCALL(SDValue Op, SelectionDAG &DAG);
91     SDValue LowerRET(SDValue Op, SelectionDAG &DAG);
92     // Call returns
93     SDValue 
94     LowerDirectCallReturn(SDValue Op, SDValue Chain, SDValue FrameAddress, 
95                           SDValue InFlag, SelectionDAG &DAG);
96     SDValue 
97     LowerIndirectCallReturn(SDValue Op, SDValue Chain, SDValue InFlag,
98                             SDValue DataAddr_Lo, SDValue DataAddr_Hi,
99                             SelectionDAG &DAG);
100
101     // Call arguments
102     SDValue 
103     LowerDirectCallArguments(SDValue Op, SDValue Chain, SDValue FrameAddress, 
104                              SDValue InFlag, SelectionDAG &DAG);
105
106     SDValue 
107     LowerIndirectCallArguments(SDValue Op, SDValue Chain, SDValue InFlag, 
108                                SDValue DataAddr_Lo, SDValue DataAddr_Hi, 
109                                SelectionDAG &DAG);
110
111     SDValue LowerBR_CC(SDValue Op, SelectionDAG &DAG);
112     SDValue LowerSELECT_CC(SDValue Op, SelectionDAG &DAG);
113     SDValue getPIC16Cmp(SDValue LHS, SDValue RHS, unsigned OrigCC, SDValue &CC,
114                         SelectionDAG &DAG, DebugLoc dl);
115     virtual MachineBasicBlock *EmitInstrWithCustomInserter(MachineInstr *MI,
116                                                   MachineBasicBlock *MBB) const;
117
118
119     virtual SDValue LowerOperation(SDValue Op, SelectionDAG &DAG);
120     virtual void ReplaceNodeResults(SDNode *N,
121                                     SmallVectorImpl<SDValue> &Results,
122                                     SelectionDAG &DAG);
123     virtual void LowerOperationWrapper(SDNode *N,
124                                        SmallVectorImpl<SDValue> &Results,
125                                        SelectionDAG &DAG);
126
127     SDValue ExpandStore(SDNode *N, SelectionDAG &DAG);
128     SDValue ExpandLoad(SDNode *N, SelectionDAG &DAG);
129     SDValue ExpandGlobalAddress(SDNode *N, SelectionDAG &DAG);
130     SDValue ExpandExternalSymbol(SDNode *N, SelectionDAG &DAG);
131     SDValue ExpandFrameIndex(SDNode *N, SelectionDAG &DAG);
132
133     SDValue PerformDAGCombine(SDNode *N, DAGCombinerInfo &DCI) const; 
134     SDValue PerformPIC16LoadCombine(SDNode *N, DAGCombinerInfo &DCI) const; 
135     SDValue PerformStoreCombine(SDNode *N, DAGCombinerInfo &DCI) const; 
136
137     // This function returns the Tmp Offset for FrameIndex. If any TmpOffset 
138     // already exists for the FI then it returns the same else it creates the 
139     // new offset and returns.
140     unsigned GetTmpOffsetForFI(unsigned FI); 
141     void ResetTmpOffsetMap() { FiTmpOffsetMap.clear(); SetTmpSize(0); }
142
143     // Return the size of Tmp variable 
144     unsigned GetTmpSize() { return TmpSize; }
145     void SetTmpSize(unsigned Size) { TmpSize = Size; }
146
147   private:
148     // If the Node is a BUILD_PAIR representing a direct Address,
149     // then this function will return true.
150     bool isDirectAddress(const SDValue &Op);
151
152     // If the Node is a DirectAddress in ROM_SPACE then this 
153     // function will return true
154     bool isRomAddress(const SDValue &Op);
155
156     // Extract the Lo and Hi component of Op. 
157     void GetExpandedParts(SDValue Op, SelectionDAG &DAG, SDValue &Lo, 
158                           SDValue &Hi); 
159
160
161     // Load pointer can be a direct or indirect address. In PIC16 direct
162     // addresses need Banksel and Indirect addresses need to be loaded to
163     // FSR first. Handle address specific cases here.
164     void LegalizeAddress(SDValue Ptr, SelectionDAG &DAG, SDValue &Chain, 
165                          SDValue &NewPtr, unsigned &Offset, DebugLoc dl);
166
167     // FrameIndex should be broken down into ExternalSymbol and FrameOffset. 
168     void LegalizeFrameIndex(SDValue Op, SelectionDAG &DAG, SDValue &ES, 
169                             int &Offset);
170
171     // CALL node should have all legal operands only. Legalize all non-legal
172     // operands of CALL node and then return the new call will all operands
173     // legal.
174     SDValue LegalizeCALL(SDValue Op, SelectionDAG &DAG);
175
176     // For indirect calls data address of the callee frame need to be
177     // extracted. This function fills the arguments DataAddr_Lo and 
178     // DataAddr_Hi with the address of the callee frame.
179     void GetDataAddress(DebugLoc dl, SDValue Callee, SDValue &Chain,
180                         SDValue &DataAddr_Lo, SDValue &DataAddr_Hi,
181                         SelectionDAG &DAG); 
182
183     // We can not have both operands of a binary operation in W.
184     // This function is used to put one operand on stack and generate a load.
185     SDValue ConvertToMemOperand(SDValue Op, SelectionDAG &DAG, DebugLoc dl); 
186
187     // This function checks if we need to put an operand of an operation on
188     // stack and generate a load or not.
189     bool NeedToConvertToMemOp(SDValue Op, unsigned &MemOp); 
190
191     /// Subtarget - Keep a pointer to the PIC16Subtarget around so that we can
192     /// make the right decision when generating code for different targets.
193     const PIC16Subtarget *Subtarget;
194
195
196     // Extending the LIB Call framework of LLVM
197     // to hold the names of PIC16Libcalls.
198     const char *PIC16LibcallNames[PIC16ISD::PIC16UnknownCall]; 
199
200     // To set and retrieve the lib call names.
201     void setPIC16LibcallName(PIC16ISD::PIC16Libcall Call, const char *Name);
202     const char *getPIC16LibcallName(PIC16ISD::PIC16Libcall Call);
203
204     // Make PIC16 Libcall.
205     SDValue MakePIC16Libcall(PIC16ISD::PIC16Libcall Call, MVT RetVT, 
206                              const SDValue *Ops, unsigned NumOps, bool isSigned,
207                              SelectionDAG &DAG, DebugLoc dl);
208
209     // Check if operation has a direct load operand.
210     inline bool isDirectLoad(const SDValue Op);
211
212   private:
213     // The frameindexes generated for spill/reload are stack based.
214     // This maps maintain zero based indexes for these FIs.
215     std::map<unsigned, unsigned> FiTmpOffsetMap;
216     unsigned TmpSize;
217   };
218 } // namespace llvm
219
220 #endif // PIC16ISELLOWERING_H