PPC64 passes arguments of integral type in i64 registers, not i32. Reflect this
[oota-llvm.git] / lib / Target / PowerPC / PPCISelLowering.cpp
1 //===-- PPCISelLowering.cpp - PPC DAG Lowering Implementation -------------===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 // This file implements the PPCISelLowering class.
11 //
12 //===----------------------------------------------------------------------===//
13
14 #include "PPCISelLowering.h"
15 #include "PPCMachineFunctionInfo.h"
16 #include "PPCPredicates.h"
17 #include "PPCTargetMachine.h"
18 #include "PPCPerfectShuffle.h"
19 #include "llvm/ADT/STLExtras.h"
20 #include "llvm/ADT/VectorExtras.h"
21 #include "llvm/Analysis/ScalarEvolutionExpressions.h"
22 #include "llvm/CodeGen/CallingConvLower.h"
23 #include "llvm/CodeGen/MachineFrameInfo.h"
24 #include "llvm/CodeGen/MachineFunction.h"
25 #include "llvm/CodeGen/MachineInstrBuilder.h"
26 #include "llvm/CodeGen/MachineRegisterInfo.h"
27 #include "llvm/CodeGen/PseudoSourceValue.h"
28 #include "llvm/CodeGen/SelectionDAG.h"
29 #include "llvm/Constants.h"
30 #include "llvm/Function.h"
31 #include "llvm/Intrinsics.h"
32 #include "llvm/Support/MathExtras.h"
33 #include "llvm/Target/TargetOptions.h"
34 #include "llvm/Support/CommandLine.h"
35 using namespace llvm;
36
37 static cl::opt<bool> EnablePPCPreinc("enable-ppc-preinc", 
38 cl::desc("enable preincrement load/store generation on PPC (experimental)"),
39                                      cl::Hidden);
40
41 PPCTargetLowering::PPCTargetLowering(PPCTargetMachine &TM)
42   : TargetLowering(TM), PPCSubTarget(*TM.getSubtargetImpl()) {
43     
44   setPow2DivIsCheap();
45   
46   // Use _setjmp/_longjmp instead of setjmp/longjmp.
47   setUseUnderscoreSetJmp(true);
48   setUseUnderscoreLongJmp(true);
49     
50   // Set up the register classes.
51   addRegisterClass(MVT::i32, PPC::GPRCRegisterClass);
52   addRegisterClass(MVT::f32, PPC::F4RCRegisterClass);
53   addRegisterClass(MVT::f64, PPC::F8RCRegisterClass);
54   
55   // PowerPC has an i16 but no i8 (or i1) SEXTLOAD
56   setLoadXAction(ISD::SEXTLOAD, MVT::i1, Promote);
57   setLoadXAction(ISD::SEXTLOAD, MVT::i8, Expand);
58
59   setTruncStoreAction(MVT::f64, MVT::f32, Expand);
60     
61   // PowerPC has pre-inc load and store's.
62   setIndexedLoadAction(ISD::PRE_INC, MVT::i1, Legal);
63   setIndexedLoadAction(ISD::PRE_INC, MVT::i8, Legal);
64   setIndexedLoadAction(ISD::PRE_INC, MVT::i16, Legal);
65   setIndexedLoadAction(ISD::PRE_INC, MVT::i32, Legal);
66   setIndexedLoadAction(ISD::PRE_INC, MVT::i64, Legal);
67   setIndexedStoreAction(ISD::PRE_INC, MVT::i1, Legal);
68   setIndexedStoreAction(ISD::PRE_INC, MVT::i8, Legal);
69   setIndexedStoreAction(ISD::PRE_INC, MVT::i16, Legal);
70   setIndexedStoreAction(ISD::PRE_INC, MVT::i32, Legal);
71   setIndexedStoreAction(ISD::PRE_INC, MVT::i64, Legal);
72
73   // Shortening conversions involving ppcf128 get expanded (2 regs -> 1 reg)
74   setConvertAction(MVT::ppcf128, MVT::f64, Expand);
75   setConvertAction(MVT::ppcf128, MVT::f32, Expand);
76   // This is used in the ppcf128->int sequence.  Note it has different semantics
77   // from FP_ROUND:  that rounds to nearest, this rounds to zero.
78   setOperationAction(ISD::FP_ROUND_INREG, MVT::ppcf128, Custom);
79
80   // PowerPC has no intrinsics for these particular operations
81   setOperationAction(ISD::MEMMOVE, MVT::Other, Expand);
82   setOperationAction(ISD::MEMSET, MVT::Other, Expand);
83   setOperationAction(ISD::MEMCPY, MVT::Other, Expand);
84   setOperationAction(ISD::MEMBARRIER, MVT::Other, Expand);
85
86   // PowerPC has no SREM/UREM instructions
87   setOperationAction(ISD::SREM, MVT::i32, Expand);
88   setOperationAction(ISD::UREM, MVT::i32, Expand);
89   setOperationAction(ISD::SREM, MVT::i64, Expand);
90   setOperationAction(ISD::UREM, MVT::i64, Expand);
91
92   // Don't use SMUL_LOHI/UMUL_LOHI or SDIVREM/UDIVREM to lower SREM/UREM.
93   setOperationAction(ISD::UMUL_LOHI, MVT::i32, Expand);
94   setOperationAction(ISD::SMUL_LOHI, MVT::i32, Expand);
95   setOperationAction(ISD::UMUL_LOHI, MVT::i64, Expand);
96   setOperationAction(ISD::SMUL_LOHI, MVT::i64, Expand);
97   setOperationAction(ISD::UDIVREM, MVT::i32, Expand);
98   setOperationAction(ISD::SDIVREM, MVT::i32, Expand);
99   setOperationAction(ISD::UDIVREM, MVT::i64, Expand);
100   setOperationAction(ISD::SDIVREM, MVT::i64, Expand);
101   
102   // We don't support sin/cos/sqrt/fmod/pow
103   setOperationAction(ISD::FSIN , MVT::f64, Expand);
104   setOperationAction(ISD::FCOS , MVT::f64, Expand);
105   setOperationAction(ISD::FREM , MVT::f64, Expand);
106   setOperationAction(ISD::FPOW , MVT::f64, Expand);
107   setOperationAction(ISD::FSIN , MVT::f32, Expand);
108   setOperationAction(ISD::FCOS , MVT::f32, Expand);
109   setOperationAction(ISD::FREM , MVT::f32, Expand);
110   setOperationAction(ISD::FPOW , MVT::f32, Expand);
111
112   setOperationAction(ISD::FLT_ROUNDS_, MVT::i32, Custom);
113   
114   // If we're enabling GP optimizations, use hardware square root
115   if (!TM.getSubtarget<PPCSubtarget>().hasFSQRT()) {
116     setOperationAction(ISD::FSQRT, MVT::f64, Expand);
117     setOperationAction(ISD::FSQRT, MVT::f32, Expand);
118   }
119   
120   setOperationAction(ISD::FCOPYSIGN, MVT::f64, Expand);
121   setOperationAction(ISD::FCOPYSIGN, MVT::f32, Expand);
122   
123   // PowerPC does not have BSWAP, CTPOP or CTTZ
124   setOperationAction(ISD::BSWAP, MVT::i32  , Expand);
125   setOperationAction(ISD::CTPOP, MVT::i32  , Expand);
126   setOperationAction(ISD::CTTZ , MVT::i32  , Expand);
127   setOperationAction(ISD::BSWAP, MVT::i64  , Expand);
128   setOperationAction(ISD::CTPOP, MVT::i64  , Expand);
129   setOperationAction(ISD::CTTZ , MVT::i64  , Expand);
130   
131   // PowerPC does not have ROTR
132   setOperationAction(ISD::ROTR, MVT::i32   , Expand);
133   
134   // PowerPC does not have Select
135   setOperationAction(ISD::SELECT, MVT::i32, Expand);
136   setOperationAction(ISD::SELECT, MVT::i64, Expand);
137   setOperationAction(ISD::SELECT, MVT::f32, Expand);
138   setOperationAction(ISD::SELECT, MVT::f64, Expand);
139   
140   // PowerPC wants to turn select_cc of FP into fsel when possible.
141   setOperationAction(ISD::SELECT_CC, MVT::f32, Custom);
142   setOperationAction(ISD::SELECT_CC, MVT::f64, Custom);
143
144   // PowerPC wants to optimize integer setcc a bit
145   setOperationAction(ISD::SETCC, MVT::i32, Custom);
146   
147   // PowerPC does not have BRCOND which requires SetCC
148   setOperationAction(ISD::BRCOND, MVT::Other, Expand);
149
150   setOperationAction(ISD::BR_JT,  MVT::Other, Expand);
151   
152   // PowerPC turns FP_TO_SINT into FCTIWZ and some load/stores.
153   setOperationAction(ISD::FP_TO_SINT, MVT::i32, Custom);
154
155   // PowerPC does not have [U|S]INT_TO_FP
156   setOperationAction(ISD::SINT_TO_FP, MVT::i32, Expand);
157   setOperationAction(ISD::UINT_TO_FP, MVT::i32, Expand);
158
159   setOperationAction(ISD::BIT_CONVERT, MVT::f32, Expand);
160   setOperationAction(ISD::BIT_CONVERT, MVT::i32, Expand);
161   setOperationAction(ISD::BIT_CONVERT, MVT::i64, Expand);
162   setOperationAction(ISD::BIT_CONVERT, MVT::f64, Expand);
163
164   // We cannot sextinreg(i1).  Expand to shifts.
165   setOperationAction(ISD::SIGN_EXTEND_INREG, MVT::i1, Expand);
166
167   // Support label based line numbers.
168   setOperationAction(ISD::LOCATION, MVT::Other, Expand);
169   setOperationAction(ISD::DEBUG_LOC, MVT::Other, Expand);
170   
171   setOperationAction(ISD::EXCEPTIONADDR, MVT::i64, Expand);
172   setOperationAction(ISD::EHSELECTION,   MVT::i64, Expand);
173   setOperationAction(ISD::EXCEPTIONADDR, MVT::i32, Expand);
174   setOperationAction(ISD::EHSELECTION,   MVT::i32, Expand);
175   
176   
177   // We want to legalize GlobalAddress and ConstantPool nodes into the 
178   // appropriate instructions to materialize the address.
179   setOperationAction(ISD::GlobalAddress, MVT::i32, Custom);
180   setOperationAction(ISD::GlobalTLSAddress, MVT::i32, Custom);
181   setOperationAction(ISD::ConstantPool,  MVT::i32, Custom);
182   setOperationAction(ISD::JumpTable,     MVT::i32, Custom);
183   setOperationAction(ISD::GlobalAddress, MVT::i64, Custom);
184   setOperationAction(ISD::GlobalTLSAddress, MVT::i64, Custom);
185   setOperationAction(ISD::ConstantPool,  MVT::i64, Custom);
186   setOperationAction(ISD::JumpTable,     MVT::i64, Custom);
187   
188   // RET must be custom lowered, to meet ABI requirements
189   setOperationAction(ISD::RET               , MVT::Other, Custom);
190
191   // VASTART needs to be custom lowered to use the VarArgsFrameIndex
192   setOperationAction(ISD::VASTART           , MVT::Other, Custom);
193   
194   // VAARG is custom lowered with ELF 32 ABI
195   if (TM.getSubtarget<PPCSubtarget>().isELF32_ABI())
196     setOperationAction(ISD::VAARG, MVT::Other, Custom);
197   else
198     setOperationAction(ISD::VAARG, MVT::Other, Expand);
199   
200   // Use the default implementation.
201   setOperationAction(ISD::VACOPY            , MVT::Other, Expand);
202   setOperationAction(ISD::VAEND             , MVT::Other, Expand);
203   setOperationAction(ISD::STACKSAVE         , MVT::Other, Expand); 
204   setOperationAction(ISD::STACKRESTORE      , MVT::Other, Custom);
205   setOperationAction(ISD::DYNAMIC_STACKALLOC, MVT::i32  , Custom);
206   setOperationAction(ISD::DYNAMIC_STACKALLOC, MVT::i64  , Custom);
207
208   // We want to custom lower some of our intrinsics.
209   setOperationAction(ISD::INTRINSIC_WO_CHAIN, MVT::Other, Custom);
210   
211   if (TM.getSubtarget<PPCSubtarget>().has64BitSupport()) {
212     // They also have instructions for converting between i64 and fp.
213     setOperationAction(ISD::FP_TO_SINT, MVT::i64, Custom);
214     setOperationAction(ISD::FP_TO_UINT, MVT::i64, Expand);
215     setOperationAction(ISD::SINT_TO_FP, MVT::i64, Custom);
216     setOperationAction(ISD::UINT_TO_FP, MVT::i64, Expand);
217     setOperationAction(ISD::FP_TO_UINT, MVT::i32, Expand);
218  
219     // FIXME: disable this lowered code.  This generates 64-bit register values,
220     // and we don't model the fact that the top part is clobbered by calls.  We
221     // need to flag these together so that the value isn't live across a call.
222     //setOperationAction(ISD::SINT_TO_FP, MVT::i32, Custom);
223     
224     // To take advantage of the above i64 FP_TO_SINT, promote i32 FP_TO_UINT
225     setOperationAction(ISD::FP_TO_UINT, MVT::i32, Promote);
226   } else {
227     // PowerPC does not have FP_TO_UINT on 32-bit implementations.
228     setOperationAction(ISD::FP_TO_UINT, MVT::i32, Expand);
229   }
230
231   if (TM.getSubtarget<PPCSubtarget>().use64BitRegs()) {
232     // 64-bit PowerPC implementations can support i64 types directly
233     addRegisterClass(MVT::i64, PPC::G8RCRegisterClass);
234     // BUILD_PAIR can't be handled natively, and should be expanded to shl/or
235     setOperationAction(ISD::BUILD_PAIR, MVT::i64, Expand);
236     // 64-bit PowerPC wants to expand i128 shifts itself.
237     setOperationAction(ISD::SHL_PARTS, MVT::i64, Custom);
238     setOperationAction(ISD::SRA_PARTS, MVT::i64, Custom);
239     setOperationAction(ISD::SRL_PARTS, MVT::i64, Custom);
240   } else {
241     // 32-bit PowerPC wants to expand i64 shifts itself.
242     setOperationAction(ISD::SHL_PARTS, MVT::i32, Custom);
243     setOperationAction(ISD::SRA_PARTS, MVT::i32, Custom);
244     setOperationAction(ISD::SRL_PARTS, MVT::i32, Custom);
245   }
246
247   if (TM.getSubtarget<PPCSubtarget>().hasAltivec()) {
248     // First set operation action for all vector types to expand. Then we
249     // will selectively turn on ones that can be effectively codegen'd.
250     for (unsigned VT = (unsigned)MVT::FIRST_VECTOR_VALUETYPE;
251          VT <= (unsigned)MVT::LAST_VECTOR_VALUETYPE; ++VT) {
252       // add/sub are legal for all supported vector VT's.
253       setOperationAction(ISD::ADD , (MVT::ValueType)VT, Legal);
254       setOperationAction(ISD::SUB , (MVT::ValueType)VT, Legal);
255       
256       // We promote all shuffles to v16i8.
257       setOperationAction(ISD::VECTOR_SHUFFLE, (MVT::ValueType)VT, Promote);
258       AddPromotedToType (ISD::VECTOR_SHUFFLE, (MVT::ValueType)VT, MVT::v16i8);
259
260       // We promote all non-typed operations to v4i32.
261       setOperationAction(ISD::AND   , (MVT::ValueType)VT, Promote);
262       AddPromotedToType (ISD::AND   , (MVT::ValueType)VT, MVT::v4i32);
263       setOperationAction(ISD::OR    , (MVT::ValueType)VT, Promote);
264       AddPromotedToType (ISD::OR    , (MVT::ValueType)VT, MVT::v4i32);
265       setOperationAction(ISD::XOR   , (MVT::ValueType)VT, Promote);
266       AddPromotedToType (ISD::XOR   , (MVT::ValueType)VT, MVT::v4i32);
267       setOperationAction(ISD::LOAD  , (MVT::ValueType)VT, Promote);
268       AddPromotedToType (ISD::LOAD  , (MVT::ValueType)VT, MVT::v4i32);
269       setOperationAction(ISD::SELECT, (MVT::ValueType)VT, Promote);
270       AddPromotedToType (ISD::SELECT, (MVT::ValueType)VT, MVT::v4i32);
271       setOperationAction(ISD::STORE, (MVT::ValueType)VT, Promote);
272       AddPromotedToType (ISD::STORE, (MVT::ValueType)VT, MVT::v4i32);
273       
274       // No other operations are legal.
275       setOperationAction(ISD::MUL , (MVT::ValueType)VT, Expand);
276       setOperationAction(ISD::SDIV, (MVT::ValueType)VT, Expand);
277       setOperationAction(ISD::SREM, (MVT::ValueType)VT, Expand);
278       setOperationAction(ISD::UDIV, (MVT::ValueType)VT, Expand);
279       setOperationAction(ISD::UREM, (MVT::ValueType)VT, Expand);
280       setOperationAction(ISD::FDIV, (MVT::ValueType)VT, Expand);
281       setOperationAction(ISD::FNEG, (MVT::ValueType)VT, Expand);
282       setOperationAction(ISD::EXTRACT_VECTOR_ELT, (MVT::ValueType)VT, Expand);
283       setOperationAction(ISD::INSERT_VECTOR_ELT, (MVT::ValueType)VT, Expand);
284       setOperationAction(ISD::BUILD_VECTOR, (MVT::ValueType)VT, Expand);
285       setOperationAction(ISD::UMUL_LOHI, (MVT::ValueType)VT, Expand);
286       setOperationAction(ISD::SMUL_LOHI, (MVT::ValueType)VT, Expand);
287       setOperationAction(ISD::UDIVREM, (MVT::ValueType)VT, Expand);
288       setOperationAction(ISD::SDIVREM, (MVT::ValueType)VT, Expand);
289       setOperationAction(ISD::SCALAR_TO_VECTOR, (MVT::ValueType)VT, Expand);
290       setOperationAction(ISD::FPOW, (MVT::ValueType)VT, Expand);
291       setOperationAction(ISD::CTPOP, (MVT::ValueType)VT, Expand);
292       setOperationAction(ISD::CTLZ, (MVT::ValueType)VT, Expand);
293       setOperationAction(ISD::CTTZ, (MVT::ValueType)VT, Expand);
294     }
295
296     // We can custom expand all VECTOR_SHUFFLEs to VPERM, others we can handle
297     // with merges, splats, etc.
298     setOperationAction(ISD::VECTOR_SHUFFLE, MVT::v16i8, Custom);
299
300     setOperationAction(ISD::AND   , MVT::v4i32, Legal);
301     setOperationAction(ISD::OR    , MVT::v4i32, Legal);
302     setOperationAction(ISD::XOR   , MVT::v4i32, Legal);
303     setOperationAction(ISD::LOAD  , MVT::v4i32, Legal);
304     setOperationAction(ISD::SELECT, MVT::v4i32, Expand);
305     setOperationAction(ISD::STORE , MVT::v4i32, Legal);
306     
307     addRegisterClass(MVT::v4f32, PPC::VRRCRegisterClass);
308     addRegisterClass(MVT::v4i32, PPC::VRRCRegisterClass);
309     addRegisterClass(MVT::v8i16, PPC::VRRCRegisterClass);
310     addRegisterClass(MVT::v16i8, PPC::VRRCRegisterClass);
311     
312     setOperationAction(ISD::MUL, MVT::v4f32, Legal);
313     setOperationAction(ISD::MUL, MVT::v4i32, Custom);
314     setOperationAction(ISD::MUL, MVT::v8i16, Custom);
315     setOperationAction(ISD::MUL, MVT::v16i8, Custom);
316
317     setOperationAction(ISD::SCALAR_TO_VECTOR, MVT::v4f32, Custom);
318     setOperationAction(ISD::SCALAR_TO_VECTOR, MVT::v4i32, Custom);
319     
320     setOperationAction(ISD::BUILD_VECTOR, MVT::v16i8, Custom);
321     setOperationAction(ISD::BUILD_VECTOR, MVT::v8i16, Custom);
322     setOperationAction(ISD::BUILD_VECTOR, MVT::v4i32, Custom);
323     setOperationAction(ISD::BUILD_VECTOR, MVT::v4f32, Custom);
324   }
325   
326   setSetCCResultType(MVT::i32);
327   setShiftAmountType(MVT::i32);
328   setSetCCResultContents(ZeroOrOneSetCCResult);
329   
330   if (TM.getSubtarget<PPCSubtarget>().isPPC64()) {
331     setStackPointerRegisterToSaveRestore(PPC::X1);
332     setExceptionPointerRegister(PPC::X3);
333     setExceptionSelectorRegister(PPC::X4);
334   } else {
335     setStackPointerRegisterToSaveRestore(PPC::R1);
336     setExceptionPointerRegister(PPC::R3);
337     setExceptionSelectorRegister(PPC::R4);
338   }
339   
340   // We have target-specific dag combine patterns for the following nodes:
341   setTargetDAGCombine(ISD::SINT_TO_FP);
342   setTargetDAGCombine(ISD::STORE);
343   setTargetDAGCombine(ISD::BR_CC);
344   setTargetDAGCombine(ISD::BSWAP);
345   
346   // Darwin long double math library functions have $LDBL128 appended.
347   if (TM.getSubtarget<PPCSubtarget>().isDarwin()) {
348     setLibcallName(RTLIB::COS_PPCF128, "cosl$LDBL128");
349     setLibcallName(RTLIB::POW_PPCF128, "powl$LDBL128");
350     setLibcallName(RTLIB::REM_PPCF128, "fmodl$LDBL128");
351     setLibcallName(RTLIB::SIN_PPCF128, "sinl$LDBL128");
352     setLibcallName(RTLIB::SQRT_PPCF128, "sqrtl$LDBL128");
353   }
354
355   computeRegisterProperties();
356 }
357
358 /// getByValTypeAlignment - Return the desired alignment for ByVal aggregate
359 /// function arguments in the caller parameter area.
360 unsigned PPCTargetLowering::getByValTypeAlignment(const Type *Ty) const {
361   TargetMachine &TM = getTargetMachine();
362   // Darwin passes everything on 4 byte boundary.
363   if (TM.getSubtarget<PPCSubtarget>().isDarwin())
364     return 4;
365   // FIXME Elf TBD
366   return 4;
367 }
368
369 const char *PPCTargetLowering::getTargetNodeName(unsigned Opcode) const {
370   switch (Opcode) {
371   default: return 0;
372   case PPCISD::FSEL:          return "PPCISD::FSEL";
373   case PPCISD::FCFID:         return "PPCISD::FCFID";
374   case PPCISD::FCTIDZ:        return "PPCISD::FCTIDZ";
375   case PPCISD::FCTIWZ:        return "PPCISD::FCTIWZ";
376   case PPCISD::STFIWX:        return "PPCISD::STFIWX";
377   case PPCISD::VMADDFP:       return "PPCISD::VMADDFP";
378   case PPCISD::VNMSUBFP:      return "PPCISD::VNMSUBFP";
379   case PPCISD::VPERM:         return "PPCISD::VPERM";
380   case PPCISD::Hi:            return "PPCISD::Hi";
381   case PPCISD::Lo:            return "PPCISD::Lo";
382   case PPCISD::DYNALLOC:      return "PPCISD::DYNALLOC";
383   case PPCISD::GlobalBaseReg: return "PPCISD::GlobalBaseReg";
384   case PPCISD::SRL:           return "PPCISD::SRL";
385   case PPCISD::SRA:           return "PPCISD::SRA";
386   case PPCISD::SHL:           return "PPCISD::SHL";
387   case PPCISD::EXTSW_32:      return "PPCISD::EXTSW_32";
388   case PPCISD::STD_32:        return "PPCISD::STD_32";
389   case PPCISD::CALL_ELF:      return "PPCISD::CALL_ELF";
390   case PPCISD::CALL_Macho:    return "PPCISD::CALL_Macho";
391   case PPCISD::MTCTR:         return "PPCISD::MTCTR";
392   case PPCISD::BCTRL_Macho:   return "PPCISD::BCTRL_Macho";
393   case PPCISD::BCTRL_ELF:     return "PPCISD::BCTRL_ELF";
394   case PPCISD::RET_FLAG:      return "PPCISD::RET_FLAG";
395   case PPCISD::MFCR:          return "PPCISD::MFCR";
396   case PPCISD::VCMP:          return "PPCISD::VCMP";
397   case PPCISD::VCMPo:         return "PPCISD::VCMPo";
398   case PPCISD::LBRX:          return "PPCISD::LBRX";
399   case PPCISD::STBRX:         return "PPCISD::STBRX";
400   case PPCISD::COND_BRANCH:   return "PPCISD::COND_BRANCH";
401   case PPCISD::MFFS:          return "PPCISD::MFFS";
402   case PPCISD::MTFSB0:        return "PPCISD::MTFSB0";
403   case PPCISD::MTFSB1:        return "PPCISD::MTFSB1";
404   case PPCISD::FADDRTZ:       return "PPCISD::FADDRTZ";
405   case PPCISD::MTFSF:         return "PPCISD::MTFSF";
406   }
407 }
408
409 //===----------------------------------------------------------------------===//
410 // Node matching predicates, for use by the tblgen matching code.
411 //===----------------------------------------------------------------------===//
412
413 /// isFloatingPointZero - Return true if this is 0.0 or -0.0.
414 static bool isFloatingPointZero(SDOperand Op) {
415   if (ConstantFPSDNode *CFP = dyn_cast<ConstantFPSDNode>(Op))
416     return CFP->getValueAPF().isZero();
417   else if (ISD::isEXTLoad(Op.Val) || ISD::isNON_EXTLoad(Op.Val)) {
418     // Maybe this has already been legalized into the constant pool?
419     if (ConstantPoolSDNode *CP = dyn_cast<ConstantPoolSDNode>(Op.getOperand(1)))
420       if (ConstantFP *CFP = dyn_cast<ConstantFP>(CP->getConstVal()))
421         return CFP->getValueAPF().isZero();
422   }
423   return false;
424 }
425
426 /// isConstantOrUndef - Op is either an undef node or a ConstantSDNode.  Return
427 /// true if Op is undef or if it matches the specified value.
428 static bool isConstantOrUndef(SDOperand Op, unsigned Val) {
429   return Op.getOpcode() == ISD::UNDEF || 
430          cast<ConstantSDNode>(Op)->getValue() == Val;
431 }
432
433 /// isVPKUHUMShuffleMask - Return true if this is the shuffle mask for a
434 /// VPKUHUM instruction.
435 bool PPC::isVPKUHUMShuffleMask(SDNode *N, bool isUnary) {
436   if (!isUnary) {
437     for (unsigned i = 0; i != 16; ++i)
438       if (!isConstantOrUndef(N->getOperand(i),  i*2+1))
439         return false;
440   } else {
441     for (unsigned i = 0; i != 8; ++i)
442       if (!isConstantOrUndef(N->getOperand(i),  i*2+1) ||
443           !isConstantOrUndef(N->getOperand(i+8),  i*2+1))
444         return false;
445   }
446   return true;
447 }
448
449 /// isVPKUWUMShuffleMask - Return true if this is the shuffle mask for a
450 /// VPKUWUM instruction.
451 bool PPC::isVPKUWUMShuffleMask(SDNode *N, bool isUnary) {
452   if (!isUnary) {
453     for (unsigned i = 0; i != 16; i += 2)
454       if (!isConstantOrUndef(N->getOperand(i  ),  i*2+2) ||
455           !isConstantOrUndef(N->getOperand(i+1),  i*2+3))
456         return false;
457   } else {
458     for (unsigned i = 0; i != 8; i += 2)
459       if (!isConstantOrUndef(N->getOperand(i  ),  i*2+2) ||
460           !isConstantOrUndef(N->getOperand(i+1),  i*2+3) ||
461           !isConstantOrUndef(N->getOperand(i+8),  i*2+2) ||
462           !isConstantOrUndef(N->getOperand(i+9),  i*2+3))
463         return false;
464   }
465   return true;
466 }
467
468 /// isVMerge - Common function, used to match vmrg* shuffles.
469 ///
470 static bool isVMerge(SDNode *N, unsigned UnitSize, 
471                      unsigned LHSStart, unsigned RHSStart) {
472   assert(N->getOpcode() == ISD::BUILD_VECTOR &&
473          N->getNumOperands() == 16 && "PPC only supports shuffles by bytes!");
474   assert((UnitSize == 1 || UnitSize == 2 || UnitSize == 4) &&
475          "Unsupported merge size!");
476   
477   for (unsigned i = 0; i != 8/UnitSize; ++i)     // Step over units
478     for (unsigned j = 0; j != UnitSize; ++j) {   // Step over bytes within unit
479       if (!isConstantOrUndef(N->getOperand(i*UnitSize*2+j),
480                              LHSStart+j+i*UnitSize) ||
481           !isConstantOrUndef(N->getOperand(i*UnitSize*2+UnitSize+j),
482                              RHSStart+j+i*UnitSize))
483         return false;
484     }
485       return true;
486 }
487
488 /// isVMRGLShuffleMask - Return true if this is a shuffle mask suitable for
489 /// a VRGL* instruction with the specified unit size (1,2 or 4 bytes).
490 bool PPC::isVMRGLShuffleMask(SDNode *N, unsigned UnitSize, bool isUnary) {
491   if (!isUnary)
492     return isVMerge(N, UnitSize, 8, 24);
493   return isVMerge(N, UnitSize, 8, 8);
494 }
495
496 /// isVMRGHShuffleMask - Return true if this is a shuffle mask suitable for
497 /// a VRGH* instruction with the specified unit size (1,2 or 4 bytes).
498 bool PPC::isVMRGHShuffleMask(SDNode *N, unsigned UnitSize, bool isUnary) {
499   if (!isUnary)
500     return isVMerge(N, UnitSize, 0, 16);
501   return isVMerge(N, UnitSize, 0, 0);
502 }
503
504
505 /// isVSLDOIShuffleMask - If this is a vsldoi shuffle mask, return the shift
506 /// amount, otherwise return -1.
507 int PPC::isVSLDOIShuffleMask(SDNode *N, bool isUnary) {
508   assert(N->getOpcode() == ISD::BUILD_VECTOR &&
509          N->getNumOperands() == 16 && "PPC only supports shuffles by bytes!");
510   // Find the first non-undef value in the shuffle mask.
511   unsigned i;
512   for (i = 0; i != 16 && N->getOperand(i).getOpcode() == ISD::UNDEF; ++i)
513     /*search*/;
514   
515   if (i == 16) return -1;  // all undef.
516   
517   // Otherwise, check to see if the rest of the elements are consequtively
518   // numbered from this value.
519   unsigned ShiftAmt = cast<ConstantSDNode>(N->getOperand(i))->getValue();
520   if (ShiftAmt < i) return -1;
521   ShiftAmt -= i;
522
523   if (!isUnary) {
524     // Check the rest of the elements to see if they are consequtive.
525     for (++i; i != 16; ++i)
526       if (!isConstantOrUndef(N->getOperand(i), ShiftAmt+i))
527         return -1;
528   } else {
529     // Check the rest of the elements to see if they are consequtive.
530     for (++i; i != 16; ++i)
531       if (!isConstantOrUndef(N->getOperand(i), (ShiftAmt+i) & 15))
532         return -1;
533   }
534   
535   return ShiftAmt;
536 }
537
538 /// isSplatShuffleMask - Return true if the specified VECTOR_SHUFFLE operand
539 /// specifies a splat of a single element that is suitable for input to
540 /// VSPLTB/VSPLTH/VSPLTW.
541 bool PPC::isSplatShuffleMask(SDNode *N, unsigned EltSize) {
542   assert(N->getOpcode() == ISD::BUILD_VECTOR &&
543          N->getNumOperands() == 16 &&
544          (EltSize == 1 || EltSize == 2 || EltSize == 4));
545   
546   // This is a splat operation if each element of the permute is the same, and
547   // if the value doesn't reference the second vector.
548   unsigned ElementBase = 0;
549   SDOperand Elt = N->getOperand(0);
550   if (ConstantSDNode *EltV = dyn_cast<ConstantSDNode>(Elt))
551     ElementBase = EltV->getValue();
552   else
553     return false;   // FIXME: Handle UNDEF elements too!
554
555   if (cast<ConstantSDNode>(Elt)->getValue() >= 16)
556     return false;
557   
558   // Check that they are consequtive.
559   for (unsigned i = 1; i != EltSize; ++i) {
560     if (!isa<ConstantSDNode>(N->getOperand(i)) ||
561         cast<ConstantSDNode>(N->getOperand(i))->getValue() != i+ElementBase)
562       return false;
563   }
564   
565   assert(isa<ConstantSDNode>(Elt) && "Invalid VECTOR_SHUFFLE mask!");
566   for (unsigned i = EltSize, e = 16; i != e; i += EltSize) {
567     if (N->getOperand(i).getOpcode() == ISD::UNDEF) continue;
568     assert(isa<ConstantSDNode>(N->getOperand(i)) &&
569            "Invalid VECTOR_SHUFFLE mask!");
570     for (unsigned j = 0; j != EltSize; ++j)
571       if (N->getOperand(i+j) != N->getOperand(j))
572         return false;
573   }
574
575   return true;
576 }
577
578 /// isAllNegativeZeroVector - Returns true if all elements of build_vector
579 /// are -0.0.
580 bool PPC::isAllNegativeZeroVector(SDNode *N) {
581   assert(N->getOpcode() == ISD::BUILD_VECTOR);
582   if (PPC::isSplatShuffleMask(N, N->getNumOperands()))
583     if (ConstantFPSDNode *CFP = dyn_cast<ConstantFPSDNode>(N))
584       return CFP->getValueAPF().isNegZero();
585   return false;
586 }
587
588 /// getVSPLTImmediate - Return the appropriate VSPLT* immediate to splat the
589 /// specified isSplatShuffleMask VECTOR_SHUFFLE mask.
590 unsigned PPC::getVSPLTImmediate(SDNode *N, unsigned EltSize) {
591   assert(isSplatShuffleMask(N, EltSize));
592   return cast<ConstantSDNode>(N->getOperand(0))->getValue() / EltSize;
593 }
594
595 /// get_VSPLTI_elt - If this is a build_vector of constants which can be formed
596 /// by using a vspltis[bhw] instruction of the specified element size, return
597 /// the constant being splatted.  The ByteSize field indicates the number of
598 /// bytes of each element [124] -> [bhw].
599 SDOperand PPC::get_VSPLTI_elt(SDNode *N, unsigned ByteSize, SelectionDAG &DAG) {
600   SDOperand OpVal(0, 0);
601
602   // If ByteSize of the splat is bigger than the element size of the
603   // build_vector, then we have a case where we are checking for a splat where
604   // multiple elements of the buildvector are folded together into a single
605   // logical element of the splat (e.g. "vsplish 1" to splat {0,1}*8).
606   unsigned EltSize = 16/N->getNumOperands();
607   if (EltSize < ByteSize) {
608     unsigned Multiple = ByteSize/EltSize;   // Number of BV entries per spltval.
609     SDOperand UniquedVals[4];
610     assert(Multiple > 1 && Multiple <= 4 && "How can this happen?");
611     
612     // See if all of the elements in the buildvector agree across.
613     for (unsigned i = 0, e = N->getNumOperands(); i != e; ++i) {
614       if (N->getOperand(i).getOpcode() == ISD::UNDEF) continue;
615       // If the element isn't a constant, bail fully out.
616       if (!isa<ConstantSDNode>(N->getOperand(i))) return SDOperand();
617
618           
619       if (UniquedVals[i&(Multiple-1)].Val == 0)
620         UniquedVals[i&(Multiple-1)] = N->getOperand(i);
621       else if (UniquedVals[i&(Multiple-1)] != N->getOperand(i))
622         return SDOperand();  // no match.
623     }
624     
625     // Okay, if we reached this point, UniquedVals[0..Multiple-1] contains
626     // either constant or undef values that are identical for each chunk.  See
627     // if these chunks can form into a larger vspltis*.
628     
629     // Check to see if all of the leading entries are either 0 or -1.  If
630     // neither, then this won't fit into the immediate field.
631     bool LeadingZero = true;
632     bool LeadingOnes = true;
633     for (unsigned i = 0; i != Multiple-1; ++i) {
634       if (UniquedVals[i].Val == 0) continue;  // Must have been undefs.
635       
636       LeadingZero &= cast<ConstantSDNode>(UniquedVals[i])->isNullValue();
637       LeadingOnes &= cast<ConstantSDNode>(UniquedVals[i])->isAllOnesValue();
638     }
639     // Finally, check the least significant entry.
640     if (LeadingZero) {
641       if (UniquedVals[Multiple-1].Val == 0)
642         return DAG.getTargetConstant(0, MVT::i32);  // 0,0,0,undef
643       int Val = cast<ConstantSDNode>(UniquedVals[Multiple-1])->getValue();
644       if (Val < 16)
645         return DAG.getTargetConstant(Val, MVT::i32);  // 0,0,0,4 -> vspltisw(4)
646     }
647     if (LeadingOnes) {
648       if (UniquedVals[Multiple-1].Val == 0)
649         return DAG.getTargetConstant(~0U, MVT::i32);  // -1,-1,-1,undef
650       int Val =cast<ConstantSDNode>(UniquedVals[Multiple-1])->getSignExtended();
651       if (Val >= -16)                            // -1,-1,-1,-2 -> vspltisw(-2)
652         return DAG.getTargetConstant(Val, MVT::i32);
653     }
654     
655     return SDOperand();
656   }
657   
658   // Check to see if this buildvec has a single non-undef value in its elements.
659   for (unsigned i = 0, e = N->getNumOperands(); i != e; ++i) {
660     if (N->getOperand(i).getOpcode() == ISD::UNDEF) continue;
661     if (OpVal.Val == 0)
662       OpVal = N->getOperand(i);
663     else if (OpVal != N->getOperand(i))
664       return SDOperand();
665   }
666   
667   if (OpVal.Val == 0) return SDOperand();  // All UNDEF: use implicit def.
668   
669   unsigned ValSizeInBytes = 0;
670   uint64_t Value = 0;
671   if (ConstantSDNode *CN = dyn_cast<ConstantSDNode>(OpVal)) {
672     Value = CN->getValue();
673     ValSizeInBytes = MVT::getSizeInBits(CN->getValueType(0))/8;
674   } else if (ConstantFPSDNode *CN = dyn_cast<ConstantFPSDNode>(OpVal)) {
675     assert(CN->getValueType(0) == MVT::f32 && "Only one legal FP vector type!");
676     Value = FloatToBits(CN->getValueAPF().convertToFloat());
677     ValSizeInBytes = 4;
678   }
679
680   // If the splat value is larger than the element value, then we can never do
681   // this splat.  The only case that we could fit the replicated bits into our
682   // immediate field for would be zero, and we prefer to use vxor for it.
683   if (ValSizeInBytes < ByteSize) return SDOperand();
684   
685   // If the element value is larger than the splat value, cut it in half and
686   // check to see if the two halves are equal.  Continue doing this until we
687   // get to ByteSize.  This allows us to handle 0x01010101 as 0x01.
688   while (ValSizeInBytes > ByteSize) {
689     ValSizeInBytes >>= 1;
690     
691     // If the top half equals the bottom half, we're still ok.
692     if (((Value >> (ValSizeInBytes*8)) & ((1 << (8*ValSizeInBytes))-1)) !=
693          (Value                        & ((1 << (8*ValSizeInBytes))-1)))
694       return SDOperand();
695   }
696
697   // Properly sign extend the value.
698   int ShAmt = (4-ByteSize)*8;
699   int MaskVal = ((int)Value << ShAmt) >> ShAmt;
700   
701   // If this is zero, don't match, zero matches ISD::isBuildVectorAllZeros.
702   if (MaskVal == 0) return SDOperand();
703
704   // Finally, if this value fits in a 5 bit sext field, return it
705   if (((MaskVal << (32-5)) >> (32-5)) == MaskVal)
706     return DAG.getTargetConstant(MaskVal, MVT::i32);
707   return SDOperand();
708 }
709
710 //===----------------------------------------------------------------------===//
711 //  Addressing Mode Selection
712 //===----------------------------------------------------------------------===//
713
714 /// isIntS16Immediate - This method tests to see if the node is either a 32-bit
715 /// or 64-bit immediate, and if the value can be accurately represented as a
716 /// sign extension from a 16-bit value.  If so, this returns true and the
717 /// immediate.
718 static bool isIntS16Immediate(SDNode *N, short &Imm) {
719   if (N->getOpcode() != ISD::Constant)
720     return false;
721   
722   Imm = (short)cast<ConstantSDNode>(N)->getValue();
723   if (N->getValueType(0) == MVT::i32)
724     return Imm == (int32_t)cast<ConstantSDNode>(N)->getValue();
725   else
726     return Imm == (int64_t)cast<ConstantSDNode>(N)->getValue();
727 }
728 static bool isIntS16Immediate(SDOperand Op, short &Imm) {
729   return isIntS16Immediate(Op.Val, Imm);
730 }
731
732
733 /// SelectAddressRegReg - Given the specified addressed, check to see if it
734 /// can be represented as an indexed [r+r] operation.  Returns false if it
735 /// can be more efficiently represented with [r+imm].
736 bool PPCTargetLowering::SelectAddressRegReg(SDOperand N, SDOperand &Base,
737                                             SDOperand &Index,
738                                             SelectionDAG &DAG) {
739   short imm = 0;
740   if (N.getOpcode() == ISD::ADD) {
741     if (isIntS16Immediate(N.getOperand(1), imm))
742       return false;    // r+i
743     if (N.getOperand(1).getOpcode() == PPCISD::Lo)
744       return false;    // r+i
745     
746     Base = N.getOperand(0);
747     Index = N.getOperand(1);
748     return true;
749   } else if (N.getOpcode() == ISD::OR) {
750     if (isIntS16Immediate(N.getOperand(1), imm))
751       return false;    // r+i can fold it if we can.
752     
753     // If this is an or of disjoint bitfields, we can codegen this as an add
754     // (for better address arithmetic) if the LHS and RHS of the OR are provably
755     // disjoint.
756     APInt LHSKnownZero, LHSKnownOne;
757     APInt RHSKnownZero, RHSKnownOne;
758     DAG.ComputeMaskedBits(N.getOperand(0),
759                           APInt::getAllOnesValue(N.getOperand(0)
760                             .getValueSizeInBits()),
761                           LHSKnownZero, LHSKnownOne);
762     
763     if (LHSKnownZero.getBoolValue()) {
764       DAG.ComputeMaskedBits(N.getOperand(1),
765                             APInt::getAllOnesValue(N.getOperand(1)
766                               .getValueSizeInBits()),
767                             RHSKnownZero, RHSKnownOne);
768       // If all of the bits are known zero on the LHS or RHS, the add won't
769       // carry.
770       if (~(LHSKnownZero | RHSKnownZero) == 0) {
771         Base = N.getOperand(0);
772         Index = N.getOperand(1);
773         return true;
774       }
775     }
776   }
777   
778   return false;
779 }
780
781 /// Returns true if the address N can be represented by a base register plus
782 /// a signed 16-bit displacement [r+imm], and if it is not better
783 /// represented as reg+reg.
784 bool PPCTargetLowering::SelectAddressRegImm(SDOperand N, SDOperand &Disp,
785                                             SDOperand &Base, SelectionDAG &DAG){
786   // If this can be more profitably realized as r+r, fail.
787   if (SelectAddressRegReg(N, Disp, Base, DAG))
788     return false;
789   
790   if (N.getOpcode() == ISD::ADD) {
791     short imm = 0;
792     if (isIntS16Immediate(N.getOperand(1), imm)) {
793       Disp = DAG.getTargetConstant((int)imm & 0xFFFF, MVT::i32);
794       if (FrameIndexSDNode *FI = dyn_cast<FrameIndexSDNode>(N.getOperand(0))) {
795         Base = DAG.getTargetFrameIndex(FI->getIndex(), N.getValueType());
796       } else {
797         Base = N.getOperand(0);
798       }
799       return true; // [r+i]
800     } else if (N.getOperand(1).getOpcode() == PPCISD::Lo) {
801       // Match LOAD (ADD (X, Lo(G))).
802       assert(!cast<ConstantSDNode>(N.getOperand(1).getOperand(1))->getValue()
803              && "Cannot handle constant offsets yet!");
804       Disp = N.getOperand(1).getOperand(0);  // The global address.
805       assert(Disp.getOpcode() == ISD::TargetGlobalAddress ||
806              Disp.getOpcode() == ISD::TargetConstantPool ||
807              Disp.getOpcode() == ISD::TargetJumpTable);
808       Base = N.getOperand(0);
809       return true;  // [&g+r]
810     }
811   } else if (N.getOpcode() == ISD::OR) {
812     short imm = 0;
813     if (isIntS16Immediate(N.getOperand(1), imm)) {
814       // If this is an or of disjoint bitfields, we can codegen this as an add
815       // (for better address arithmetic) if the LHS and RHS of the OR are
816       // provably disjoint.
817       APInt LHSKnownZero, LHSKnownOne;
818       DAG.ComputeMaskedBits(N.getOperand(0),
819                             APInt::getAllOnesValue(32),
820                             LHSKnownZero, LHSKnownOne);
821       if ((LHSKnownZero.getZExtValue()|~(uint64_t)imm) == ~0ULL) {
822         // If all of the bits are known zero on the LHS or RHS, the add won't
823         // carry.
824         Base = N.getOperand(0);
825         Disp = DAG.getTargetConstant((int)imm & 0xFFFF, MVT::i32);
826         return true;
827       }
828     }
829   } else if (ConstantSDNode *CN = dyn_cast<ConstantSDNode>(N)) {
830     // Loading from a constant address.
831     
832     // If this address fits entirely in a 16-bit sext immediate field, codegen
833     // this as "d, 0"
834     short Imm;
835     if (isIntS16Immediate(CN, Imm)) {
836       Disp = DAG.getTargetConstant(Imm, CN->getValueType(0));
837       Base = DAG.getRegister(PPC::R0, CN->getValueType(0));
838       return true;
839     }
840
841     // Handle 32-bit sext immediates with LIS + addr mode.
842     if (CN->getValueType(0) == MVT::i32 ||
843         (int64_t)CN->getValue() == (int)CN->getValue()) {
844       int Addr = (int)CN->getValue();
845       
846       // Otherwise, break this down into an LIS + disp.
847       Disp = DAG.getTargetConstant((short)Addr, MVT::i32);
848       
849       Base = DAG.getTargetConstant((Addr - (signed short)Addr) >> 16, MVT::i32);
850       unsigned Opc = CN->getValueType(0) == MVT::i32 ? PPC::LIS : PPC::LIS8;
851       Base = SDOperand(DAG.getTargetNode(Opc, CN->getValueType(0), Base), 0);
852       return true;
853     }
854   }
855   
856   Disp = DAG.getTargetConstant(0, getPointerTy());
857   if (FrameIndexSDNode *FI = dyn_cast<FrameIndexSDNode>(N))
858     Base = DAG.getTargetFrameIndex(FI->getIndex(), N.getValueType());
859   else
860     Base = N;
861   return true;      // [r+0]
862 }
863
864 /// SelectAddressRegRegOnly - Given the specified addressed, force it to be
865 /// represented as an indexed [r+r] operation.
866 bool PPCTargetLowering::SelectAddressRegRegOnly(SDOperand N, SDOperand &Base,
867                                                 SDOperand &Index,
868                                                 SelectionDAG &DAG) {
869   // Check to see if we can easily represent this as an [r+r] address.  This
870   // will fail if it thinks that the address is more profitably represented as
871   // reg+imm, e.g. where imm = 0.
872   if (SelectAddressRegReg(N, Base, Index, DAG))
873     return true;
874   
875   // If the operand is an addition, always emit this as [r+r], since this is
876   // better (for code size, and execution, as the memop does the add for free)
877   // than emitting an explicit add.
878   if (N.getOpcode() == ISD::ADD) {
879     Base = N.getOperand(0);
880     Index = N.getOperand(1);
881     return true;
882   }
883   
884   // Otherwise, do it the hard way, using R0 as the base register.
885   Base = DAG.getRegister(PPC::R0, N.getValueType());
886   Index = N;
887   return true;
888 }
889
890 /// SelectAddressRegImmShift - Returns true if the address N can be
891 /// represented by a base register plus a signed 14-bit displacement
892 /// [r+imm*4].  Suitable for use by STD and friends.
893 bool PPCTargetLowering::SelectAddressRegImmShift(SDOperand N, SDOperand &Disp,
894                                                  SDOperand &Base,
895                                                  SelectionDAG &DAG) {
896   // If this can be more profitably realized as r+r, fail.
897   if (SelectAddressRegReg(N, Disp, Base, DAG))
898     return false;
899   
900   if (N.getOpcode() == ISD::ADD) {
901     short imm = 0;
902     if (isIntS16Immediate(N.getOperand(1), imm) && (imm & 3) == 0) {
903       Disp =  DAG.getTargetConstant(((int)imm & 0xFFFF) >> 2, MVT::i32);
904       if (FrameIndexSDNode *FI = dyn_cast<FrameIndexSDNode>(N.getOperand(0))) {
905         Base = DAG.getTargetFrameIndex(FI->getIndex(), N.getValueType());
906       } else {
907         Base = N.getOperand(0);
908       }
909       return true; // [r+i]
910     } else if (N.getOperand(1).getOpcode() == PPCISD::Lo) {
911       // Match LOAD (ADD (X, Lo(G))).
912       assert(!cast<ConstantSDNode>(N.getOperand(1).getOperand(1))->getValue()
913              && "Cannot handle constant offsets yet!");
914       Disp = N.getOperand(1).getOperand(0);  // The global address.
915       assert(Disp.getOpcode() == ISD::TargetGlobalAddress ||
916              Disp.getOpcode() == ISD::TargetConstantPool ||
917              Disp.getOpcode() == ISD::TargetJumpTable);
918       Base = N.getOperand(0);
919       return true;  // [&g+r]
920     }
921   } else if (N.getOpcode() == ISD::OR) {
922     short imm = 0;
923     if (isIntS16Immediate(N.getOperand(1), imm) && (imm & 3) == 0) {
924       // If this is an or of disjoint bitfields, we can codegen this as an add
925       // (for better address arithmetic) if the LHS and RHS of the OR are
926       // provably disjoint.
927       APInt LHSKnownZero, LHSKnownOne;
928       DAG.ComputeMaskedBits(N.getOperand(0),
929                             APInt::getAllOnesValue(32),
930                             LHSKnownZero, LHSKnownOne);
931       if ((LHSKnownZero.getZExtValue()|~(uint64_t)imm) == ~0ULL) {
932         // If all of the bits are known zero on the LHS or RHS, the add won't
933         // carry.
934         Base = N.getOperand(0);
935         Disp = DAG.getTargetConstant(((int)imm & 0xFFFF) >> 2, MVT::i32);
936         return true;
937       }
938     }
939   } else if (ConstantSDNode *CN = dyn_cast<ConstantSDNode>(N)) {
940     // Loading from a constant address.  Verify low two bits are clear.
941     if ((CN->getValue() & 3) == 0) {
942       // If this address fits entirely in a 14-bit sext immediate field, codegen
943       // this as "d, 0"
944       short Imm;
945       if (isIntS16Immediate(CN, Imm)) {
946         Disp = DAG.getTargetConstant((unsigned short)Imm >> 2, getPointerTy());
947         Base = DAG.getRegister(PPC::R0, CN->getValueType(0));
948         return true;
949       }
950     
951       // Fold the low-part of 32-bit absolute addresses into addr mode.
952       if (CN->getValueType(0) == MVT::i32 ||
953           (int64_t)CN->getValue() == (int)CN->getValue()) {
954         int Addr = (int)CN->getValue();
955       
956         // Otherwise, break this down into an LIS + disp.
957         Disp = DAG.getTargetConstant((short)Addr >> 2, MVT::i32);
958         
959         Base = DAG.getTargetConstant((Addr-(signed short)Addr) >> 16, MVT::i32);
960         unsigned Opc = CN->getValueType(0) == MVT::i32 ? PPC::LIS : PPC::LIS8;
961         Base = SDOperand(DAG.getTargetNode(Opc, CN->getValueType(0), Base), 0);
962         return true;
963       }
964     }
965   }
966   
967   Disp = DAG.getTargetConstant(0, getPointerTy());
968   if (FrameIndexSDNode *FI = dyn_cast<FrameIndexSDNode>(N))
969     Base = DAG.getTargetFrameIndex(FI->getIndex(), N.getValueType());
970   else
971     Base = N;
972   return true;      // [r+0]
973 }
974
975
976 /// getPreIndexedAddressParts - returns true by value, base pointer and
977 /// offset pointer and addressing mode by reference if the node's address
978 /// can be legally represented as pre-indexed load / store address.
979 bool PPCTargetLowering::getPreIndexedAddressParts(SDNode *N, SDOperand &Base,
980                                                   SDOperand &Offset,
981                                                   ISD::MemIndexedMode &AM,
982                                                   SelectionDAG &DAG) {
983   // Disabled by default for now.
984   if (!EnablePPCPreinc) return false;
985   
986   SDOperand Ptr;
987   MVT::ValueType VT;
988   if (LoadSDNode *LD = dyn_cast<LoadSDNode>(N)) {
989     Ptr = LD->getBasePtr();
990     VT = LD->getMemoryVT();
991     
992   } else if (StoreSDNode *ST = dyn_cast<StoreSDNode>(N)) {
993     ST = ST;
994     Ptr = ST->getBasePtr();
995     VT  = ST->getMemoryVT();
996   } else
997     return false;
998
999   // PowerPC doesn't have preinc load/store instructions for vectors.
1000   if (MVT::isVector(VT))
1001     return false;
1002   
1003   // TODO: Check reg+reg first.
1004   
1005   // LDU/STU use reg+imm*4, others use reg+imm.
1006   if (VT != MVT::i64) {
1007     // reg + imm
1008     if (!SelectAddressRegImm(Ptr, Offset, Base, DAG))
1009       return false;
1010   } else {
1011     // reg + imm * 4.
1012     if (!SelectAddressRegImmShift(Ptr, Offset, Base, DAG))
1013       return false;
1014   }
1015
1016   if (LoadSDNode *LD = dyn_cast<LoadSDNode>(N)) {
1017     // PPC64 doesn't have lwau, but it does have lwaux.  Reject preinc load of
1018     // sext i32 to i64 when addr mode is r+i.
1019     if (LD->getValueType(0) == MVT::i64 && LD->getMemoryVT() == MVT::i32 &&
1020         LD->getExtensionType() == ISD::SEXTLOAD &&
1021         isa<ConstantSDNode>(Offset))
1022       return false;
1023   }    
1024   
1025   AM = ISD::PRE_INC;
1026   return true;
1027 }
1028
1029 //===----------------------------------------------------------------------===//
1030 //  LowerOperation implementation
1031 //===----------------------------------------------------------------------===//
1032
1033 SDOperand PPCTargetLowering::LowerConstantPool(SDOperand Op, 
1034                                              SelectionDAG &DAG) {
1035   MVT::ValueType PtrVT = Op.getValueType();
1036   ConstantPoolSDNode *CP = cast<ConstantPoolSDNode>(Op);
1037   Constant *C = CP->getConstVal();
1038   SDOperand CPI = DAG.getTargetConstantPool(C, PtrVT, CP->getAlignment());
1039   SDOperand Zero = DAG.getConstant(0, PtrVT);
1040
1041   const TargetMachine &TM = DAG.getTarget();
1042   
1043   SDOperand Hi = DAG.getNode(PPCISD::Hi, PtrVT, CPI, Zero);
1044   SDOperand Lo = DAG.getNode(PPCISD::Lo, PtrVT, CPI, Zero);
1045
1046   // If this is a non-darwin platform, we don't support non-static relo models
1047   // yet.
1048   if (TM.getRelocationModel() == Reloc::Static ||
1049       !TM.getSubtarget<PPCSubtarget>().isDarwin()) {
1050     // Generate non-pic code that has direct accesses to the constant pool.
1051     // The address of the global is just (hi(&g)+lo(&g)).
1052     return DAG.getNode(ISD::ADD, PtrVT, Hi, Lo);
1053   }
1054   
1055   if (TM.getRelocationModel() == Reloc::PIC_) {
1056     // With PIC, the first instruction is actually "GR+hi(&G)".
1057     Hi = DAG.getNode(ISD::ADD, PtrVT,
1058                      DAG.getNode(PPCISD::GlobalBaseReg, PtrVT), Hi);
1059   }
1060   
1061   Lo = DAG.getNode(ISD::ADD, PtrVT, Hi, Lo);
1062   return Lo;
1063 }
1064
1065 SDOperand PPCTargetLowering::LowerJumpTable(SDOperand Op, SelectionDAG &DAG) {
1066   MVT::ValueType PtrVT = Op.getValueType();
1067   JumpTableSDNode *JT = cast<JumpTableSDNode>(Op);
1068   SDOperand JTI = DAG.getTargetJumpTable(JT->getIndex(), PtrVT);
1069   SDOperand Zero = DAG.getConstant(0, PtrVT);
1070   
1071   const TargetMachine &TM = DAG.getTarget();
1072
1073   SDOperand Hi = DAG.getNode(PPCISD::Hi, PtrVT, JTI, Zero);
1074   SDOperand Lo = DAG.getNode(PPCISD::Lo, PtrVT, JTI, Zero);
1075
1076   // If this is a non-darwin platform, we don't support non-static relo models
1077   // yet.
1078   if (TM.getRelocationModel() == Reloc::Static ||
1079       !TM.getSubtarget<PPCSubtarget>().isDarwin()) {
1080     // Generate non-pic code that has direct accesses to the constant pool.
1081     // The address of the global is just (hi(&g)+lo(&g)).
1082     return DAG.getNode(ISD::ADD, PtrVT, Hi, Lo);
1083   }
1084   
1085   if (TM.getRelocationModel() == Reloc::PIC_) {
1086     // With PIC, the first instruction is actually "GR+hi(&G)".
1087     Hi = DAG.getNode(ISD::ADD, PtrVT,
1088                      DAG.getNode(PPCISD::GlobalBaseReg, PtrVT), Hi);
1089   }
1090   
1091   Lo = DAG.getNode(ISD::ADD, PtrVT, Hi, Lo);
1092   return Lo;
1093 }
1094
1095 SDOperand PPCTargetLowering::LowerGlobalTLSAddress(SDOperand Op, 
1096                                                    SelectionDAG &DAG) {
1097   assert(0 && "TLS not implemented for PPC.");
1098 }
1099
1100 SDOperand PPCTargetLowering::LowerGlobalAddress(SDOperand Op, 
1101                                                 SelectionDAG &DAG) {
1102   MVT::ValueType PtrVT = Op.getValueType();
1103   GlobalAddressSDNode *GSDN = cast<GlobalAddressSDNode>(Op);
1104   GlobalValue *GV = GSDN->getGlobal();
1105   SDOperand GA = DAG.getTargetGlobalAddress(GV, PtrVT, GSDN->getOffset());
1106   // If it's a debug information descriptor, don't mess with it.
1107   if (DAG.isVerifiedDebugInfoDesc(Op))
1108     return GA;
1109   SDOperand Zero = DAG.getConstant(0, PtrVT);
1110   
1111   const TargetMachine &TM = DAG.getTarget();
1112
1113   SDOperand Hi = DAG.getNode(PPCISD::Hi, PtrVT, GA, Zero);
1114   SDOperand Lo = DAG.getNode(PPCISD::Lo, PtrVT, GA, Zero);
1115
1116   // If this is a non-darwin platform, we don't support non-static relo models
1117   // yet.
1118   if (TM.getRelocationModel() == Reloc::Static ||
1119       !TM.getSubtarget<PPCSubtarget>().isDarwin()) {
1120     // Generate non-pic code that has direct accesses to globals.
1121     // The address of the global is just (hi(&g)+lo(&g)).
1122     return DAG.getNode(ISD::ADD, PtrVT, Hi, Lo);
1123   }
1124   
1125   if (TM.getRelocationModel() == Reloc::PIC_) {
1126     // With PIC, the first instruction is actually "GR+hi(&G)".
1127     Hi = DAG.getNode(ISD::ADD, PtrVT,
1128                      DAG.getNode(PPCISD::GlobalBaseReg, PtrVT), Hi);
1129   }
1130   
1131   Lo = DAG.getNode(ISD::ADD, PtrVT, Hi, Lo);
1132   
1133   if (!TM.getSubtarget<PPCSubtarget>().hasLazyResolverStub(GV))
1134     return Lo;
1135   
1136   // If the global is weak or external, we have to go through the lazy
1137   // resolution stub.
1138   return DAG.getLoad(PtrVT, DAG.getEntryNode(), Lo, NULL, 0);
1139 }
1140
1141 SDOperand PPCTargetLowering::LowerSETCC(SDOperand Op, SelectionDAG &DAG) {
1142   ISD::CondCode CC = cast<CondCodeSDNode>(Op.getOperand(2))->get();
1143   
1144   // If we're comparing for equality to zero, expose the fact that this is
1145   // implented as a ctlz/srl pair on ppc, so that the dag combiner can
1146   // fold the new nodes.
1147   if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op.getOperand(1))) {
1148     if (C->isNullValue() && CC == ISD::SETEQ) {
1149       MVT::ValueType VT = Op.getOperand(0).getValueType();
1150       SDOperand Zext = Op.getOperand(0);
1151       if (VT < MVT::i32) {
1152         VT = MVT::i32;
1153         Zext = DAG.getNode(ISD::ZERO_EXTEND, VT, Op.getOperand(0));
1154       } 
1155       unsigned Log2b = Log2_32(MVT::getSizeInBits(VT));
1156       SDOperand Clz = DAG.getNode(ISD::CTLZ, VT, Zext);
1157       SDOperand Scc = DAG.getNode(ISD::SRL, VT, Clz,
1158                                   DAG.getConstant(Log2b, MVT::i32));
1159       return DAG.getNode(ISD::TRUNCATE, MVT::i32, Scc);
1160     }
1161     // Leave comparisons against 0 and -1 alone for now, since they're usually 
1162     // optimized.  FIXME: revisit this when we can custom lower all setcc
1163     // optimizations.
1164     if (C->isAllOnesValue() || C->isNullValue())
1165       return SDOperand();
1166   }
1167   
1168   // If we have an integer seteq/setne, turn it into a compare against zero
1169   // by xor'ing the rhs with the lhs, which is faster than setting a
1170   // condition register, reading it back out, and masking the correct bit.  The
1171   // normal approach here uses sub to do this instead of xor.  Using xor exposes
1172   // the result to other bit-twiddling opportunities.
1173   MVT::ValueType LHSVT = Op.getOperand(0).getValueType();
1174   if (MVT::isInteger(LHSVT) && (CC == ISD::SETEQ || CC == ISD::SETNE)) {
1175     MVT::ValueType VT = Op.getValueType();
1176     SDOperand Sub = DAG.getNode(ISD::XOR, LHSVT, Op.getOperand(0), 
1177                                 Op.getOperand(1));
1178     return DAG.getSetCC(VT, Sub, DAG.getConstant(0, LHSVT), CC);
1179   }
1180   return SDOperand();
1181 }
1182
1183 SDOperand PPCTargetLowering::LowerVAARG(SDOperand Op, SelectionDAG &DAG,
1184                               int VarArgsFrameIndex,
1185                               int VarArgsStackOffset,
1186                               unsigned VarArgsNumGPR,
1187                               unsigned VarArgsNumFPR,
1188                               const PPCSubtarget &Subtarget) {
1189   
1190   assert(0 && "VAARG in ELF32 ABI not implemented yet!");
1191 }
1192
1193 SDOperand PPCTargetLowering::LowerVASTART(SDOperand Op, SelectionDAG &DAG,
1194                               int VarArgsFrameIndex,
1195                               int VarArgsStackOffset,
1196                               unsigned VarArgsNumGPR,
1197                               unsigned VarArgsNumFPR,
1198                               const PPCSubtarget &Subtarget) {
1199
1200   if (Subtarget.isMachoABI()) {
1201     // vastart just stores the address of the VarArgsFrameIndex slot into the
1202     // memory location argument.
1203     MVT::ValueType PtrVT = DAG.getTargetLoweringInfo().getPointerTy();
1204     SDOperand FR = DAG.getFrameIndex(VarArgsFrameIndex, PtrVT);
1205     const Value *SV = cast<SrcValueSDNode>(Op.getOperand(2))->getValue();
1206     return DAG.getStore(Op.getOperand(0), FR, Op.getOperand(1), SV, 0);
1207   }
1208
1209   // For ELF 32 ABI we follow the layout of the va_list struct.
1210   // We suppose the given va_list is already allocated.
1211   //
1212   // typedef struct {
1213   //  char gpr;     /* index into the array of 8 GPRs
1214   //                 * stored in the register save area
1215   //                 * gpr=0 corresponds to r3,
1216   //                 * gpr=1 to r4, etc.
1217   //                 */
1218   //  char fpr;     /* index into the array of 8 FPRs
1219   //                 * stored in the register save area
1220   //                 * fpr=0 corresponds to f1,
1221   //                 * fpr=1 to f2, etc.
1222   //                 */
1223   //  char *overflow_arg_area;
1224   //                /* location on stack that holds
1225   //                 * the next overflow argument
1226   //                 */
1227   //  char *reg_save_area;
1228   //               /* where r3:r10 and f1:f8 (if saved)
1229   //                * are stored
1230   //                */
1231   // } va_list[1];
1232
1233
1234   SDOperand ArgGPR = DAG.getConstant(VarArgsNumGPR, MVT::i8);
1235   SDOperand ArgFPR = DAG.getConstant(VarArgsNumFPR, MVT::i8);
1236   
1237
1238   MVT::ValueType PtrVT = DAG.getTargetLoweringInfo().getPointerTy();
1239   
1240   SDOperand StackOffsetFI = DAG.getFrameIndex(VarArgsStackOffset, PtrVT);
1241   SDOperand FR = DAG.getFrameIndex(VarArgsFrameIndex, PtrVT);
1242   
1243   uint64_t FrameOffset = MVT::getSizeInBits(PtrVT)/8;
1244   SDOperand ConstFrameOffset = DAG.getConstant(FrameOffset, PtrVT);
1245
1246   uint64_t StackOffset = MVT::getSizeInBits(PtrVT)/8 - 1;
1247   SDOperand ConstStackOffset = DAG.getConstant(StackOffset, PtrVT);
1248
1249   uint64_t FPROffset = 1;
1250   SDOperand ConstFPROffset = DAG.getConstant(FPROffset, PtrVT);
1251   
1252   const Value *SV = cast<SrcValueSDNode>(Op.getOperand(2))->getValue();
1253   
1254   // Store first byte : number of int regs
1255   SDOperand firstStore = DAG.getStore(Op.getOperand(0), ArgGPR,
1256                                       Op.getOperand(1), SV, 0);
1257   uint64_t nextOffset = FPROffset;
1258   SDOperand nextPtr = DAG.getNode(ISD::ADD, PtrVT, Op.getOperand(1),
1259                                   ConstFPROffset);
1260   
1261   // Store second byte : number of float regs
1262   SDOperand secondStore =
1263     DAG.getStore(firstStore, ArgFPR, nextPtr, SV, nextOffset);
1264   nextOffset += StackOffset;
1265   nextPtr = DAG.getNode(ISD::ADD, PtrVT, nextPtr, ConstStackOffset);
1266   
1267   // Store second word : arguments given on stack
1268   SDOperand thirdStore =
1269     DAG.getStore(secondStore, StackOffsetFI, nextPtr, SV, nextOffset);
1270   nextOffset += FrameOffset;
1271   nextPtr = DAG.getNode(ISD::ADD, PtrVT, nextPtr, ConstFrameOffset);
1272
1273   // Store third word : arguments given in registers
1274   return DAG.getStore(thirdStore, FR, nextPtr, SV, nextOffset);
1275
1276 }
1277
1278 #include "PPCGenCallingConv.inc"
1279
1280 /// GetFPR - Get the set of FP registers that should be allocated for arguments,
1281 /// depending on which subtarget is selected.
1282 static const unsigned *GetFPR(const PPCSubtarget &Subtarget) {
1283   if (Subtarget.isMachoABI()) {
1284     static const unsigned FPR[] = {
1285       PPC::F1, PPC::F2, PPC::F3, PPC::F4, PPC::F5, PPC::F6, PPC::F7,
1286       PPC::F8, PPC::F9, PPC::F10, PPC::F11, PPC::F12, PPC::F13
1287     };
1288     return FPR;
1289   }
1290   
1291   
1292   static const unsigned FPR[] = {
1293     PPC::F1, PPC::F2, PPC::F3, PPC::F4, PPC::F5, PPC::F6, PPC::F7,
1294     PPC::F8
1295   };
1296   return FPR;
1297 }
1298
1299 SDOperand
1300 PPCTargetLowering::LowerFORMAL_ARGUMENTS(SDOperand Op, 
1301                                          SelectionDAG &DAG,
1302                                          int &VarArgsFrameIndex,
1303                                          int &VarArgsStackOffset,
1304                                          unsigned &VarArgsNumGPR,
1305                                          unsigned &VarArgsNumFPR,
1306                                          const PPCSubtarget &Subtarget) {
1307   // TODO: add description of PPC stack frame format, or at least some docs.
1308   //
1309   MachineFunction &MF = DAG.getMachineFunction();
1310   MachineFrameInfo *MFI = MF.getFrameInfo();
1311   MachineRegisterInfo &RegInfo = MF.getRegInfo();
1312   SmallVector<SDOperand, 8> ArgValues;
1313   SDOperand Root = Op.getOperand(0);
1314   
1315   MVT::ValueType PtrVT = DAG.getTargetLoweringInfo().getPointerTy();
1316   bool isPPC64 = PtrVT == MVT::i64;
1317   bool isMachoABI = Subtarget.isMachoABI();
1318   bool isELF32_ABI = Subtarget.isELF32_ABI();
1319   unsigned PtrByteSize = isPPC64 ? 8 : 4;
1320
1321   unsigned ArgOffset = PPCFrameInfo::getLinkageSize(isPPC64, isMachoABI);
1322   
1323   static const unsigned GPR_32[] = {           // 32-bit registers.
1324     PPC::R3, PPC::R4, PPC::R5, PPC::R6,
1325     PPC::R7, PPC::R8, PPC::R9, PPC::R10,
1326   };
1327   static const unsigned GPR_64[] = {           // 64-bit registers.
1328     PPC::X3, PPC::X4, PPC::X5, PPC::X6,
1329     PPC::X7, PPC::X8, PPC::X9, PPC::X10,
1330   };
1331   
1332   static const unsigned *FPR = GetFPR(Subtarget);
1333   
1334   static const unsigned VR[] = {
1335     PPC::V2, PPC::V3, PPC::V4, PPC::V5, PPC::V6, PPC::V7, PPC::V8,
1336     PPC::V9, PPC::V10, PPC::V11, PPC::V12, PPC::V13
1337   };
1338
1339   const unsigned Num_GPR_Regs = array_lengthof(GPR_32);
1340   const unsigned Num_FPR_Regs = isMachoABI ? 13 : 8;
1341   const unsigned Num_VR_Regs  = array_lengthof( VR);
1342
1343   unsigned GPR_idx = 0, FPR_idx = 0, VR_idx = 0;
1344   
1345   const unsigned *GPR = isPPC64 ? GPR_64 : GPR_32;
1346   
1347   // Add DAG nodes to load the arguments or copy them out of registers.  On
1348   // entry to a function on PPC, the arguments start after the linkage area,
1349   // although the first ones are often in registers.
1350   // 
1351   // In the ELF 32 ABI, GPRs and stack are double word align: an argument
1352   // represented with two words (long long or double) must be copied to an
1353   // even GPR_idx value or to an even ArgOffset value.
1354
1355   SmallVector<SDOperand, 8> MemOps;
1356
1357   for (unsigned ArgNo = 0, e = Op.Val->getNumValues()-1; ArgNo != e; ++ArgNo) {
1358     SDOperand ArgVal;
1359     bool needsLoad = false;
1360     MVT::ValueType ObjectVT = Op.getValue(ArgNo).getValueType();
1361     unsigned ObjSize = MVT::getSizeInBits(ObjectVT)/8;
1362     unsigned ArgSize = ObjSize;
1363     unsigned Flags = cast<ConstantSDNode>(Op.getOperand(ArgNo+3))->getValue();
1364     unsigned AlignFlag = 1 << ISD::ParamFlags::OrigAlignmentOffs;
1365     unsigned isByVal = Flags & ISD::ParamFlags::ByVal;
1366     // See if next argument requires stack alignment in ELF
1367     bool Expand = (ObjectVT == MVT::f64) || ((ArgNo + 1 < e) &&
1368       (cast<ConstantSDNode>(Op.getOperand(ArgNo+4))->getValue() & AlignFlag) &&
1369       (!(Flags & AlignFlag)));
1370
1371     unsigned CurArgOffset = ArgOffset;
1372
1373     // FIXME alignment for ELF may not be right
1374     // FIXME the codegen can be much improved in some cases.
1375     // We do not have to keep everything in memory.
1376     if (isByVal) {
1377       // Double word align in ELF
1378       if (Expand && isELF32_ABI) GPR_idx += (GPR_idx % 2);
1379       // ObjSize is the true size, ArgSize rounded up to multiple of registers.
1380       ObjSize = (Flags & ISD::ParamFlags::ByValSize) >>
1381                       ISD::ParamFlags::ByValSizeOffs;
1382       ArgSize = ((ObjSize + PtrByteSize - 1)/PtrByteSize) * PtrByteSize;
1383       // The value of the object is its address.
1384       int FI = MFI->CreateFixedObject(ObjSize, CurArgOffset);
1385       SDOperand FIN = DAG.getFrameIndex(FI, PtrVT);
1386       ArgValues.push_back(FIN);
1387       for (unsigned j = 0; j < ArgSize; j += PtrByteSize) {
1388         // Store whatever pieces of the object are in registers
1389         // to memory.  ArgVal will be address of the beginning of
1390         // the object.
1391         if (GPR_idx != Num_GPR_Regs) {
1392           unsigned VReg = RegInfo.createVirtualRegister(&PPC::GPRCRegClass);
1393           RegInfo.addLiveIn(GPR[GPR_idx], VReg);
1394           int FI = MFI->CreateFixedObject(PtrByteSize, ArgOffset);
1395           SDOperand FIN = DAG.getFrameIndex(FI, PtrVT);
1396           SDOperand Val = DAG.getCopyFromReg(Root, VReg, PtrVT);
1397           SDOperand Store = DAG.getStore(Val.getValue(1), Val, FIN, NULL, 0);
1398           MemOps.push_back(Store);
1399           ++GPR_idx;
1400           if (isMachoABI) ArgOffset += PtrByteSize;
1401         } else {
1402           ArgOffset += ArgSize - (ArgOffset-CurArgOffset);
1403           break;
1404         }
1405       }
1406       continue;
1407     }
1408
1409     switch (ObjectVT) {
1410     default: assert(0 && "Unhandled argument type!");
1411     case MVT::i32:
1412       if (!isPPC64) {
1413         // Double word align in ELF
1414         if (Expand && isELF32_ABI) GPR_idx += (GPR_idx % 2);
1415
1416         if (GPR_idx != Num_GPR_Regs) {
1417           unsigned VReg = RegInfo.createVirtualRegister(&PPC::GPRCRegClass);
1418           RegInfo.addLiveIn(GPR[GPR_idx], VReg);
1419           ArgVal = DAG.getCopyFromReg(Root, VReg, MVT::i32);
1420           ++GPR_idx;
1421         } else {
1422           needsLoad = true;
1423           ArgSize = PtrByteSize;
1424         }
1425         // Stack align in ELF
1426         if (needsLoad && Expand && isELF32_ABI) 
1427           ArgOffset += ((ArgOffset/4) % 2) * PtrByteSize;
1428         // All int arguments reserve stack space in Macho ABI.
1429         if (isMachoABI || needsLoad) ArgOffset += PtrByteSize;
1430         break;
1431       }
1432       // FALLTHROUGH
1433     case MVT::i64:  // PPC64
1434       if (GPR_idx != Num_GPR_Regs) {
1435         unsigned VReg = RegInfo.createVirtualRegister(&PPC::G8RCRegClass);
1436         RegInfo.addLiveIn(GPR[GPR_idx], VReg);
1437         ArgVal = DAG.getCopyFromReg(Root, VReg, MVT::i64);
1438
1439         if (ObjectVT == MVT::i32) {
1440           // PPC64 passes i8, i16, and i32 values in i64 registers. Promote
1441           // value to MVT::i64 and then truncate to the correct register size.
1442           if (Flags & ISD::ParamFlags::SExt)
1443             ArgVal = DAG.getNode(ISD::AssertSext, MVT::i64, ArgVal,
1444                                  DAG.getValueType(ObjectVT));
1445           else if (Flags & ISD::ParamFlags::ZExt)
1446             ArgVal = DAG.getNode(ISD::AssertZext, MVT::i64, ArgVal,
1447                                  DAG.getValueType(ObjectVT));
1448
1449           ArgVal = DAG.getNode(ISD::TRUNCATE, MVT::i32, ArgVal);
1450         }
1451
1452         ++GPR_idx;
1453       } else {
1454         needsLoad = true;
1455       }
1456       // All int arguments reserve stack space in Macho ABI.
1457       if (isMachoABI || needsLoad) ArgOffset += 8;
1458       break;
1459       
1460     case MVT::f32:
1461     case MVT::f64:
1462       // Every 4 bytes of argument space consumes one of the GPRs available for
1463       // argument passing.
1464       if (GPR_idx != Num_GPR_Regs && isMachoABI) {
1465         ++GPR_idx;
1466         if (ObjSize == 8 && GPR_idx != Num_GPR_Regs && !isPPC64)
1467           ++GPR_idx;
1468       }
1469       if (FPR_idx != Num_FPR_Regs) {
1470         unsigned VReg;
1471         if (ObjectVT == MVT::f32)
1472           VReg = RegInfo.createVirtualRegister(&PPC::F4RCRegClass);
1473         else
1474           VReg = RegInfo.createVirtualRegister(&PPC::F8RCRegClass);
1475         RegInfo.addLiveIn(FPR[FPR_idx], VReg);
1476         ArgVal = DAG.getCopyFromReg(Root, VReg, ObjectVT);
1477         ++FPR_idx;
1478       } else {
1479         needsLoad = true;
1480       }
1481       
1482       // Stack align in ELF
1483       if (needsLoad && Expand && isELF32_ABI)
1484         ArgOffset += ((ArgOffset/4) % 2) * PtrByteSize;
1485       // All FP arguments reserve stack space in Macho ABI.
1486       if (isMachoABI || needsLoad) ArgOffset += isPPC64 ? 8 : ObjSize;
1487       break;
1488     case MVT::v4f32:
1489     case MVT::v4i32:
1490     case MVT::v8i16:
1491     case MVT::v16i8:
1492       // Note that vector arguments in registers don't reserve stack space.
1493       if (VR_idx != Num_VR_Regs) {
1494         unsigned VReg = RegInfo.createVirtualRegister(&PPC::VRRCRegClass);
1495         RegInfo.addLiveIn(VR[VR_idx], VReg);
1496         ArgVal = DAG.getCopyFromReg(Root, VReg, ObjectVT);
1497         ++VR_idx;
1498       } else {
1499         // This should be simple, but requires getting 16-byte aligned stack
1500         // values.
1501         assert(0 && "Loading VR argument not implemented yet!");
1502         needsLoad = true;
1503       }
1504       break;
1505     }
1506     
1507     // We need to load the argument to a virtual register if we determined above
1508     // that we ran out of physical registers of the appropriate type.
1509     if (needsLoad) {
1510       int FI = MFI->CreateFixedObject(ObjSize,
1511                                       CurArgOffset + (ArgSize - ObjSize));
1512       SDOperand FIN = DAG.getFrameIndex(FI, PtrVT);
1513       ArgVal = DAG.getLoad(ObjectVT, Root, FIN, NULL, 0);
1514     }
1515     
1516     ArgValues.push_back(ArgVal);
1517   }
1518
1519   // If the function takes variable number of arguments, make a frame index for
1520   // the start of the first vararg value... for expansion of llvm.va_start.
1521   bool isVarArg = cast<ConstantSDNode>(Op.getOperand(2))->getValue() != 0;
1522   if (isVarArg) {
1523     
1524     int depth;
1525     if (isELF32_ABI) {
1526       VarArgsNumGPR = GPR_idx;
1527       VarArgsNumFPR = FPR_idx;
1528    
1529       // Make room for Num_GPR_Regs, Num_FPR_Regs and for a possible frame
1530       // pointer.
1531       depth = -(Num_GPR_Regs * MVT::getSizeInBits(PtrVT)/8 +
1532                 Num_FPR_Regs * MVT::getSizeInBits(MVT::f64)/8 +
1533                 MVT::getSizeInBits(PtrVT)/8);
1534       
1535       VarArgsStackOffset = MFI->CreateFixedObject(MVT::getSizeInBits(PtrVT)/8,
1536                                                   ArgOffset);
1537
1538     }
1539     else
1540       depth = ArgOffset;
1541     
1542     VarArgsFrameIndex = MFI->CreateFixedObject(MVT::getSizeInBits(PtrVT)/8,
1543                                                depth);
1544     SDOperand FIN = DAG.getFrameIndex(VarArgsFrameIndex, PtrVT);
1545     
1546     // In ELF 32 ABI, the fixed integer arguments of a variadic function are
1547     // stored to the VarArgsFrameIndex on the stack.
1548     if (isELF32_ABI) {
1549       for (GPR_idx = 0; GPR_idx != VarArgsNumGPR; ++GPR_idx) {
1550         SDOperand Val = DAG.getRegister(GPR[GPR_idx], PtrVT);
1551         SDOperand Store = DAG.getStore(Root, Val, FIN, NULL, 0);
1552         MemOps.push_back(Store);
1553         // Increment the address by four for the next argument to store
1554         SDOperand PtrOff = DAG.getConstant(MVT::getSizeInBits(PtrVT)/8, PtrVT);
1555         FIN = DAG.getNode(ISD::ADD, PtrOff.getValueType(), FIN, PtrOff);
1556       }
1557     }
1558
1559     // If this function is vararg, store any remaining integer argument regs
1560     // to their spots on the stack so that they may be loaded by deferencing the
1561     // result of va_next.
1562     for (; GPR_idx != Num_GPR_Regs; ++GPR_idx) {
1563       unsigned VReg;
1564       if (isPPC64)
1565         VReg = RegInfo.createVirtualRegister(&PPC::G8RCRegClass);
1566       else
1567         VReg = RegInfo.createVirtualRegister(&PPC::GPRCRegClass);
1568
1569       RegInfo.addLiveIn(GPR[GPR_idx], VReg);
1570       SDOperand Val = DAG.getCopyFromReg(Root, VReg, PtrVT);
1571       SDOperand Store = DAG.getStore(Val.getValue(1), Val, FIN, NULL, 0);
1572       MemOps.push_back(Store);
1573       // Increment the address by four for the next argument to store
1574       SDOperand PtrOff = DAG.getConstant(MVT::getSizeInBits(PtrVT)/8, PtrVT);
1575       FIN = DAG.getNode(ISD::ADD, PtrOff.getValueType(), FIN, PtrOff);
1576     }
1577
1578     // In ELF 32 ABI, the double arguments are stored to the VarArgsFrameIndex
1579     // on the stack.
1580     if (isELF32_ABI) {
1581       for (FPR_idx = 0; FPR_idx != VarArgsNumFPR; ++FPR_idx) {
1582         SDOperand Val = DAG.getRegister(FPR[FPR_idx], MVT::f64);
1583         SDOperand Store = DAG.getStore(Root, Val, FIN, NULL, 0);
1584         MemOps.push_back(Store);
1585         // Increment the address by eight for the next argument to store
1586         SDOperand PtrOff = DAG.getConstant(MVT::getSizeInBits(MVT::f64)/8,
1587                                            PtrVT);
1588         FIN = DAG.getNode(ISD::ADD, PtrOff.getValueType(), FIN, PtrOff);
1589       }
1590
1591       for (; FPR_idx != Num_FPR_Regs; ++FPR_idx) {
1592         unsigned VReg;
1593         VReg = RegInfo.createVirtualRegister(&PPC::F8RCRegClass);
1594
1595         RegInfo.addLiveIn(FPR[FPR_idx], VReg);
1596         SDOperand Val = DAG.getCopyFromReg(Root, VReg, MVT::f64);
1597         SDOperand Store = DAG.getStore(Val.getValue(1), Val, FIN, NULL, 0);
1598         MemOps.push_back(Store);
1599         // Increment the address by eight for the next argument to store
1600         SDOperand PtrOff = DAG.getConstant(MVT::getSizeInBits(MVT::f64)/8,
1601                                            PtrVT);
1602         FIN = DAG.getNode(ISD::ADD, PtrOff.getValueType(), FIN, PtrOff);
1603       }
1604     }
1605   }
1606   
1607   if (!MemOps.empty())
1608     Root = DAG.getNode(ISD::TokenFactor, MVT::Other,&MemOps[0],MemOps.size());
1609
1610   ArgValues.push_back(Root);
1611  
1612   // Return the new list of results.
1613   std::vector<MVT::ValueType> RetVT(Op.Val->value_begin(),
1614                                     Op.Val->value_end());
1615   return DAG.getNode(ISD::MERGE_VALUES, RetVT, &ArgValues[0], ArgValues.size());
1616 }
1617
1618 /// isCallCompatibleAddress - Return the immediate to use if the specified
1619 /// 32-bit value is representable in the immediate field of a BxA instruction.
1620 static SDNode *isBLACompatibleAddress(SDOperand Op, SelectionDAG &DAG) {
1621   ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op);
1622   if (!C) return 0;
1623   
1624   int Addr = C->getValue();
1625   if ((Addr & 3) != 0 ||  // Low 2 bits are implicitly zero.
1626       (Addr << 6 >> 6) != Addr)
1627     return 0;  // Top 6 bits have to be sext of immediate.
1628   
1629   return DAG.getConstant((int)C->getValue() >> 2,
1630                          DAG.getTargetLoweringInfo().getPointerTy()).Val;
1631 }
1632
1633 /// CreateCopyOfByValArgument - Make a copy of an aggregate at address specified
1634 /// by "Src" to address "Dst" of size "Size".  Alignment information is 
1635 /// specified by the specific parameter attribute. The copy will be passed as
1636 /// a byval function parameter.
1637 /// Sometimes what we are copying is the end of a larger object, the part that
1638 /// does not fit in registers.
1639 static SDOperand 
1640 CreateCopyOfByValArgument(SDOperand Src, SDOperand Dst, SDOperand Chain,
1641                           unsigned Flags, SelectionDAG &DAG, unsigned Size) {
1642   unsigned Align = 1 <<
1643     ((Flags & ISD::ParamFlags::ByValAlign) >> ISD::ParamFlags::ByValAlignOffs);
1644   SDOperand AlignNode    = DAG.getConstant(Align, MVT::i32);
1645   SDOperand SizeNode     = DAG.getConstant(Size, MVT::i32);
1646   SDOperand AlwaysInline = DAG.getConstant(0, MVT::i32);
1647   return DAG.getMemcpy(Chain, Dst, Src, SizeNode, AlignNode, AlwaysInline);
1648 }
1649
1650 SDOperand PPCTargetLowering::LowerCALL(SDOperand Op, SelectionDAG &DAG,
1651                                        const PPCSubtarget &Subtarget) {
1652   SDOperand Chain  = Op.getOperand(0);
1653   bool isVarArg    = cast<ConstantSDNode>(Op.getOperand(2))->getValue() != 0;
1654   SDOperand Callee = Op.getOperand(4);
1655   unsigned NumOps  = (Op.getNumOperands() - 5) / 2;
1656   
1657   bool isMachoABI = Subtarget.isMachoABI();
1658   bool isELF32_ABI  = Subtarget.isELF32_ABI();
1659
1660   MVT::ValueType PtrVT = DAG.getTargetLoweringInfo().getPointerTy();
1661   bool isPPC64 = PtrVT == MVT::i64;
1662   unsigned PtrByteSize = isPPC64 ? 8 : 4;
1663   
1664   // args_to_use will accumulate outgoing args for the PPCISD::CALL case in
1665   // SelectExpr to use to put the arguments in the appropriate registers.
1666   std::vector<SDOperand> args_to_use;
1667   
1668   // Count how many bytes are to be pushed on the stack, including the linkage
1669   // area, and parameter passing area.  We start with 24/48 bytes, which is
1670   // prereserved space for [SP][CR][LR][3 x unused].
1671   unsigned NumBytes = PPCFrameInfo::getLinkageSize(isPPC64, isMachoABI);
1672   
1673   // Add up all the space actually used.
1674   for (unsigned i = 0; i != NumOps; ++i) {
1675     unsigned Flags = cast<ConstantSDNode>(Op.getOperand(5+2*i+1))->getValue();
1676     unsigned ArgSize =MVT::getSizeInBits(Op.getOperand(5+2*i).getValueType())/8;
1677     if (Flags & ISD::ParamFlags::ByVal)
1678       ArgSize = (Flags & ISD::ParamFlags::ByValSize) >> 
1679                 ISD::ParamFlags::ByValSizeOffs;
1680     ArgSize = std::max(ArgSize, PtrByteSize);
1681     NumBytes += ArgSize;
1682   }
1683
1684   // The prolog code of the callee may store up to 8 GPR argument registers to
1685   // the stack, allowing va_start to index over them in memory if its varargs.
1686   // Because we cannot tell if this is needed on the caller side, we have to
1687   // conservatively assume that it is needed.  As such, make sure we have at
1688   // least enough stack space for the caller to store the 8 GPRs.
1689   NumBytes = std::max(NumBytes,
1690                       PPCFrameInfo::getMinCallFrameSize(isPPC64, isMachoABI));
1691   
1692   // Adjust the stack pointer for the new arguments...
1693   // These operations are automatically eliminated by the prolog/epilog pass
1694   Chain = DAG.getCALLSEQ_START(Chain,
1695                                DAG.getConstant(NumBytes, PtrVT));
1696   SDOperand CallSeqStart = Chain;
1697   
1698   // Set up a copy of the stack pointer for use loading and storing any
1699   // arguments that may not fit in the registers available for argument
1700   // passing.
1701   SDOperand StackPtr;
1702   if (isPPC64)
1703     StackPtr = DAG.getRegister(PPC::X1, MVT::i64);
1704   else
1705     StackPtr = DAG.getRegister(PPC::R1, MVT::i32);
1706   
1707   // Figure out which arguments are going to go in registers, and which in
1708   // memory.  Also, if this is a vararg function, floating point operations
1709   // must be stored to our stack, and loaded into integer regs as well, if
1710   // any integer regs are available for argument passing.
1711   unsigned ArgOffset = PPCFrameInfo::getLinkageSize(isPPC64, isMachoABI);
1712   unsigned GPR_idx = 0, FPR_idx = 0, VR_idx = 0;
1713   
1714   static const unsigned GPR_32[] = {           // 32-bit registers.
1715     PPC::R3, PPC::R4, PPC::R5, PPC::R6,
1716     PPC::R7, PPC::R8, PPC::R9, PPC::R10,
1717   };
1718   static const unsigned GPR_64[] = {           // 64-bit registers.
1719     PPC::X3, PPC::X4, PPC::X5, PPC::X6,
1720     PPC::X7, PPC::X8, PPC::X9, PPC::X10,
1721   };
1722   static const unsigned *FPR = GetFPR(Subtarget);
1723   
1724   static const unsigned VR[] = {
1725     PPC::V2, PPC::V3, PPC::V4, PPC::V5, PPC::V6, PPC::V7, PPC::V8,
1726     PPC::V9, PPC::V10, PPC::V11, PPC::V12, PPC::V13
1727   };
1728   const unsigned NumGPRs = array_lengthof(GPR_32);
1729   const unsigned NumFPRs = isMachoABI ? 13 : 8;
1730   const unsigned NumVRs  = array_lengthof( VR);
1731   
1732   const unsigned *GPR = isPPC64 ? GPR_64 : GPR_32;
1733
1734   std::vector<std::pair<unsigned, SDOperand> > RegsToPass;
1735   SmallVector<SDOperand, 8> MemOpChains;
1736   for (unsigned i = 0; i != NumOps; ++i) {
1737     bool inMem = false;
1738     SDOperand Arg = Op.getOperand(5+2*i);
1739     unsigned Flags = cast<ConstantSDNode>(Op.getOperand(5+2*i+1))->getValue();
1740     unsigned AlignFlag = 1 << ISD::ParamFlags::OrigAlignmentOffs;
1741     // See if next argument requires stack alignment in ELF
1742     unsigned next = 5+2*(i+1)+1;
1743     bool Expand = (Arg.getValueType() == MVT::f64) || ((i + 1 < NumOps) &&
1744       (cast<ConstantSDNode>(Op.getOperand(next))->getValue() & AlignFlag) &&
1745       (!(Flags & AlignFlag)));
1746
1747     // PtrOff will be used to store the current argument to the stack if a
1748     // register cannot be found for it.
1749     SDOperand PtrOff;
1750     
1751     // Stack align in ELF 32
1752     if (isELF32_ABI && Expand)
1753       PtrOff = DAG.getConstant(ArgOffset + ((ArgOffset/4) % 2) * PtrByteSize,
1754                                StackPtr.getValueType());
1755     else
1756       PtrOff = DAG.getConstant(ArgOffset, StackPtr.getValueType());
1757
1758     PtrOff = DAG.getNode(ISD::ADD, PtrVT, StackPtr, PtrOff);
1759
1760     // On PPC64, promote integers to 64-bit values.
1761     if (isPPC64 && Arg.getValueType() == MVT::i32) {
1762       unsigned ExtOp = (Flags & 1) ? ISD::SIGN_EXTEND : ISD::ZERO_EXTEND;
1763       Arg = DAG.getNode(ExtOp, MVT::i64, Arg);
1764     }
1765
1766     // FIXME Elf untested, what are alignment rules?
1767     // FIXME memcpy is used way more than necessary.  Correctness first.
1768     if (Flags & ISD::ParamFlags::ByVal) {
1769       unsigned Size = (Flags & ISD::ParamFlags::ByValSize) >>
1770                       ISD::ParamFlags::ByValSizeOffs;
1771       if (isELF32_ABI && Expand) GPR_idx += (GPR_idx % 2);
1772       if (Size==1 || Size==2) {
1773         // Very small objects are passed right-justified.
1774         // Everything else is passed left-justified.
1775         MVT::ValueType VT = (Size==1) ? MVT::i8 : MVT::i16;
1776         if (GPR_idx != NumGPRs) {
1777           SDOperand Load = DAG.getExtLoad(ISD::EXTLOAD, PtrVT, Chain, Arg, 
1778                                           NULL, 0, VT);
1779           MemOpChains.push_back(Load.getValue(1));
1780           RegsToPass.push_back(std::make_pair(GPR[GPR_idx++], Load));
1781           if (isMachoABI)
1782             ArgOffset += PtrByteSize;
1783         } else {
1784           SDOperand Const = DAG.getConstant(4 - Size, PtrOff.getValueType());
1785           SDOperand AddPtr = DAG.getNode(ISD::ADD, PtrVT, PtrOff, Const);
1786           SDOperand MemcpyCall = CreateCopyOfByValArgument(Arg, AddPtr,
1787                                 CallSeqStart.Val->getOperand(0), 
1788                                 Flags, DAG, Size);
1789           // This must go outside the CALLSEQ_START..END.
1790           SDOperand NewCallSeqStart = DAG.getCALLSEQ_START(MemcpyCall,
1791                                CallSeqStart.Val->getOperand(1));
1792           DAG.ReplaceAllUsesWith(CallSeqStart.Val, NewCallSeqStart.Val);
1793           Chain = CallSeqStart = NewCallSeqStart;
1794           ArgOffset += PtrByteSize;
1795         }
1796         continue;
1797       }
1798       for (unsigned j=0; j<Size; j+=PtrByteSize) {
1799         SDOperand Const = DAG.getConstant(j, PtrOff.getValueType());
1800         SDOperand AddArg = DAG.getNode(ISD::ADD, PtrVT, Arg, Const);
1801         if (GPR_idx != NumGPRs) {
1802           SDOperand Load = DAG.getLoad(PtrVT, Chain, AddArg, NULL, 0);
1803           MemOpChains.push_back(Load.getValue(1));
1804           RegsToPass.push_back(std::make_pair(GPR[GPR_idx++], Load));
1805           if (isMachoABI)
1806             ArgOffset += PtrByteSize;
1807         } else {
1808           SDOperand AddPtr = DAG.getNode(ISD::ADD, PtrVT, PtrOff, Const);
1809           SDOperand MemcpyCall = CreateCopyOfByValArgument(AddArg, AddPtr,
1810                                 CallSeqStart.Val->getOperand(0), 
1811                                 Flags, DAG, Size - j);
1812           // This must go outside the CALLSEQ_START..END.
1813           SDOperand NewCallSeqStart = DAG.getCALLSEQ_START(MemcpyCall,
1814                                CallSeqStart.Val->getOperand(1));
1815           DAG.ReplaceAllUsesWith(CallSeqStart.Val, NewCallSeqStart.Val);
1816           Chain = CallSeqStart = NewCallSeqStart;
1817           ArgOffset += ((Size - j + 3)/4)*4;
1818           break;
1819         }
1820       }
1821       continue;
1822     }
1823
1824     switch (Arg.getValueType()) {
1825     default: assert(0 && "Unexpected ValueType for argument!");
1826     case MVT::i32:
1827     case MVT::i64:
1828       // Double word align in ELF
1829       if (isELF32_ABI && Expand) GPR_idx += (GPR_idx % 2);
1830       if (GPR_idx != NumGPRs) {
1831         RegsToPass.push_back(std::make_pair(GPR[GPR_idx++], Arg));
1832       } else {
1833         MemOpChains.push_back(DAG.getStore(Chain, Arg, PtrOff, NULL, 0));
1834         inMem = true;
1835       }
1836       if (inMem || isMachoABI) {
1837         // Stack align in ELF
1838         if (isELF32_ABI && Expand)
1839           ArgOffset += ((ArgOffset/4) % 2) * PtrByteSize;
1840
1841         ArgOffset += PtrByteSize;
1842       }
1843       break;
1844     case MVT::f32:
1845     case MVT::f64:
1846       if (isVarArg) {
1847         // Float varargs need to be promoted to double.
1848         if (Arg.getValueType() == MVT::f32)
1849           Arg = DAG.getNode(ISD::FP_EXTEND, MVT::f64, Arg);
1850       }
1851     
1852       if (FPR_idx != NumFPRs) {
1853         RegsToPass.push_back(std::make_pair(FPR[FPR_idx++], Arg));
1854
1855         if (isVarArg) {
1856           SDOperand Store = DAG.getStore(Chain, Arg, PtrOff, NULL, 0);
1857           MemOpChains.push_back(Store);
1858
1859           // Float varargs are always shadowed in available integer registers
1860           if (GPR_idx != NumGPRs) {
1861             SDOperand Load = DAG.getLoad(PtrVT, Store, PtrOff, NULL, 0);
1862             MemOpChains.push_back(Load.getValue(1));
1863             if (isMachoABI) RegsToPass.push_back(std::make_pair(GPR[GPR_idx++],
1864                                                                 Load));
1865           }
1866           if (GPR_idx != NumGPRs && Arg.getValueType() == MVT::f64 && !isPPC64){
1867             SDOperand ConstFour = DAG.getConstant(4, PtrOff.getValueType());
1868             PtrOff = DAG.getNode(ISD::ADD, PtrVT, PtrOff, ConstFour);
1869             SDOperand Load = DAG.getLoad(PtrVT, Store, PtrOff, NULL, 0);
1870             MemOpChains.push_back(Load.getValue(1));
1871             if (isMachoABI) RegsToPass.push_back(std::make_pair(GPR[GPR_idx++],
1872                                                                 Load));
1873           }
1874         } else {
1875           // If we have any FPRs remaining, we may also have GPRs remaining.
1876           // Args passed in FPRs consume either 1 (f32) or 2 (f64) available
1877           // GPRs.
1878           if (isMachoABI) {
1879             if (GPR_idx != NumGPRs)
1880               ++GPR_idx;
1881             if (GPR_idx != NumGPRs && Arg.getValueType() == MVT::f64 &&
1882                 !isPPC64)  // PPC64 has 64-bit GPR's obviously :)
1883               ++GPR_idx;
1884           }
1885         }
1886       } else {
1887         MemOpChains.push_back(DAG.getStore(Chain, Arg, PtrOff, NULL, 0));
1888         inMem = true;
1889       }
1890       if (inMem || isMachoABI) {
1891         // Stack align in ELF
1892         if (isELF32_ABI && Expand)
1893           ArgOffset += ((ArgOffset/4) % 2) * PtrByteSize;
1894         if (isPPC64)
1895           ArgOffset += 8;
1896         else
1897           ArgOffset += Arg.getValueType() == MVT::f32 ? 4 : 8;
1898       }
1899       break;
1900     case MVT::v4f32:
1901     case MVT::v4i32:
1902     case MVT::v8i16:
1903     case MVT::v16i8:
1904       assert(!isVarArg && "Don't support passing vectors to varargs yet!");
1905       assert(VR_idx != NumVRs &&
1906              "Don't support passing more than 12 vector args yet!");
1907       RegsToPass.push_back(std::make_pair(VR[VR_idx++], Arg));
1908       break;
1909     }
1910   }
1911   if (!MemOpChains.empty())
1912     Chain = DAG.getNode(ISD::TokenFactor, MVT::Other,
1913                         &MemOpChains[0], MemOpChains.size());
1914   
1915   // Build a sequence of copy-to-reg nodes chained together with token chain
1916   // and flag operands which copy the outgoing args into the appropriate regs.
1917   SDOperand InFlag;
1918   for (unsigned i = 0, e = RegsToPass.size(); i != e; ++i) {
1919     Chain = DAG.getCopyToReg(Chain, RegsToPass[i].first, RegsToPass[i].second,
1920                              InFlag);
1921     InFlag = Chain.getValue(1);
1922   }
1923  
1924   // With the ELF 32 ABI, set CR6 to true if this is a vararg call.
1925   if (isVarArg && isELF32_ABI) {
1926     SDOperand SetCR(DAG.getTargetNode(PPC::SETCR, MVT::i32), 0);
1927     Chain = DAG.getCopyToReg(Chain, PPC::CR6, SetCR, InFlag);
1928     InFlag = Chain.getValue(1);
1929   }
1930
1931   std::vector<MVT::ValueType> NodeTys;
1932   NodeTys.push_back(MVT::Other);   // Returns a chain
1933   NodeTys.push_back(MVT::Flag);    // Returns a flag for retval copy to use.
1934
1935   SmallVector<SDOperand, 8> Ops;
1936   unsigned CallOpc = isMachoABI? PPCISD::CALL_Macho : PPCISD::CALL_ELF;
1937   
1938   // If the callee is a GlobalAddress/ExternalSymbol node (quite common, every
1939   // direct call is) turn it into a TargetGlobalAddress/TargetExternalSymbol
1940   // node so that legalize doesn't hack it.
1941   if (GlobalAddressSDNode *G = dyn_cast<GlobalAddressSDNode>(Callee))
1942     Callee = DAG.getTargetGlobalAddress(G->getGlobal(), Callee.getValueType());
1943   else if (ExternalSymbolSDNode *S = dyn_cast<ExternalSymbolSDNode>(Callee))
1944     Callee = DAG.getTargetExternalSymbol(S->getSymbol(), Callee.getValueType());
1945   else if (SDNode *Dest = isBLACompatibleAddress(Callee, DAG))
1946     // If this is an absolute destination address, use the munged value.
1947     Callee = SDOperand(Dest, 0);
1948   else {
1949     // Otherwise, this is an indirect call.  We have to use a MTCTR/BCTRL pair
1950     // to do the call, we can't use PPCISD::CALL.
1951     SDOperand MTCTROps[] = {Chain, Callee, InFlag};
1952     Chain = DAG.getNode(PPCISD::MTCTR, NodeTys, MTCTROps, 2+(InFlag.Val!=0));
1953     InFlag = Chain.getValue(1);
1954     
1955     // Copy the callee address into R12 on darwin.
1956     if (isMachoABI) {
1957       Chain = DAG.getCopyToReg(Chain, PPC::R12, Callee, InFlag);
1958       InFlag = Chain.getValue(1);
1959     }
1960
1961     NodeTys.clear();
1962     NodeTys.push_back(MVT::Other);
1963     NodeTys.push_back(MVT::Flag);
1964     Ops.push_back(Chain);
1965     CallOpc = isMachoABI ? PPCISD::BCTRL_Macho : PPCISD::BCTRL_ELF;
1966     Callee.Val = 0;
1967   }
1968
1969   // If this is a direct call, pass the chain and the callee.
1970   if (Callee.Val) {
1971     Ops.push_back(Chain);
1972     Ops.push_back(Callee);
1973   }
1974   
1975   // Add argument registers to the end of the list so that they are known live
1976   // into the call.
1977   for (unsigned i = 0, e = RegsToPass.size(); i != e; ++i)
1978     Ops.push_back(DAG.getRegister(RegsToPass[i].first, 
1979                                   RegsToPass[i].second.getValueType()));
1980   
1981   if (InFlag.Val)
1982     Ops.push_back(InFlag);
1983   Chain = DAG.getNode(CallOpc, NodeTys, &Ops[0], Ops.size());
1984   InFlag = Chain.getValue(1);
1985
1986   Chain = DAG.getCALLSEQ_END(Chain,
1987                              DAG.getConstant(NumBytes, PtrVT),
1988                              DAG.getConstant(0, PtrVT),
1989                              InFlag);
1990   if (Op.Val->getValueType(0) != MVT::Other)
1991     InFlag = Chain.getValue(1);
1992
1993   SDOperand ResultVals[3];
1994   unsigned NumResults = 0;
1995   NodeTys.clear();
1996   
1997   // If the call has results, copy the values out of the ret val registers.
1998   switch (Op.Val->getValueType(0)) {
1999   default: assert(0 && "Unexpected ret value!");
2000   case MVT::Other: break;
2001   case MVT::i32:
2002     if (Op.Val->getValueType(1) == MVT::i32) {
2003       Chain = DAG.getCopyFromReg(Chain, PPC::R3, MVT::i32, InFlag).getValue(1);
2004       ResultVals[0] = Chain.getValue(0);
2005       Chain = DAG.getCopyFromReg(Chain, PPC::R4, MVT::i32,
2006                                  Chain.getValue(2)).getValue(1);
2007       ResultVals[1] = Chain.getValue(0);
2008       NumResults = 2;
2009       NodeTys.push_back(MVT::i32);
2010     } else {
2011       Chain = DAG.getCopyFromReg(Chain, PPC::R3, MVT::i32, InFlag).getValue(1);
2012       ResultVals[0] = Chain.getValue(0);
2013       NumResults = 1;
2014     }
2015     NodeTys.push_back(MVT::i32);
2016     break;
2017   case MVT::i64:
2018     Chain = DAG.getCopyFromReg(Chain, PPC::X3, MVT::i64, InFlag).getValue(1);
2019     ResultVals[0] = Chain.getValue(0);
2020     NumResults = 1;
2021     NodeTys.push_back(MVT::i64);
2022     break;
2023   case MVT::f64:
2024     if (Op.Val->getValueType(1) == MVT::f64) {
2025       Chain = DAG.getCopyFromReg(Chain, PPC::F1, MVT::f64, InFlag).getValue(1);
2026       ResultVals[0] = Chain.getValue(0);
2027       Chain = DAG.getCopyFromReg(Chain, PPC::F2, MVT::f64,
2028                                  Chain.getValue(2)).getValue(1);
2029       ResultVals[1] = Chain.getValue(0);
2030       NumResults = 2;
2031       NodeTys.push_back(MVT::f64);
2032       NodeTys.push_back(MVT::f64);
2033       break;
2034     } 
2035     // else fall through
2036   case MVT::f32:
2037     Chain = DAG.getCopyFromReg(Chain, PPC::F1, Op.Val->getValueType(0),
2038                                InFlag).getValue(1);
2039     ResultVals[0] = Chain.getValue(0);
2040     NumResults = 1;
2041     NodeTys.push_back(Op.Val->getValueType(0));
2042     break;
2043   case MVT::v4f32:
2044   case MVT::v4i32:
2045   case MVT::v8i16:
2046   case MVT::v16i8:
2047     Chain = DAG.getCopyFromReg(Chain, PPC::V2, Op.Val->getValueType(0),
2048                                    InFlag).getValue(1);
2049     ResultVals[0] = Chain.getValue(0);
2050     NumResults = 1;
2051     NodeTys.push_back(Op.Val->getValueType(0));
2052     break;
2053   }
2054   
2055   NodeTys.push_back(MVT::Other);
2056   
2057   // If the function returns void, just return the chain.
2058   if (NumResults == 0)
2059     return Chain;
2060   
2061   // Otherwise, merge everything together with a MERGE_VALUES node.
2062   ResultVals[NumResults++] = Chain;
2063   SDOperand Res = DAG.getNode(ISD::MERGE_VALUES, NodeTys,
2064                               ResultVals, NumResults);
2065   return Res.getValue(Op.ResNo);
2066 }
2067
2068 SDOperand PPCTargetLowering::LowerRET(SDOperand Op, SelectionDAG &DAG, 
2069                                       TargetMachine &TM) {
2070   SmallVector<CCValAssign, 16> RVLocs;
2071   unsigned CC = DAG.getMachineFunction().getFunction()->getCallingConv();
2072   bool isVarArg = DAG.getMachineFunction().getFunction()->isVarArg();
2073   CCState CCInfo(CC, isVarArg, TM, RVLocs);
2074   CCInfo.AnalyzeReturn(Op.Val, RetCC_PPC);
2075   
2076   // If this is the first return lowered for this function, add the regs to the
2077   // liveout set for the function.
2078   if (DAG.getMachineFunction().getRegInfo().liveout_empty()) {
2079     for (unsigned i = 0; i != RVLocs.size(); ++i)
2080       DAG.getMachineFunction().getRegInfo().addLiveOut(RVLocs[i].getLocReg());
2081   }
2082
2083   SDOperand Chain = Op.getOperand(0);
2084   SDOperand Flag;
2085   
2086   // Copy the result values into the output registers.
2087   for (unsigned i = 0; i != RVLocs.size(); ++i) {
2088     CCValAssign &VA = RVLocs[i];
2089     assert(VA.isRegLoc() && "Can only return in registers!");
2090     Chain = DAG.getCopyToReg(Chain, VA.getLocReg(), Op.getOperand(i*2+1), Flag);
2091     Flag = Chain.getValue(1);
2092   }
2093
2094   if (Flag.Val)
2095     return DAG.getNode(PPCISD::RET_FLAG, MVT::Other, Chain, Flag);
2096   else
2097     return DAG.getNode(PPCISD::RET_FLAG, MVT::Other, Chain);
2098 }
2099
2100 SDOperand PPCTargetLowering::LowerSTACKRESTORE(SDOperand Op, SelectionDAG &DAG,
2101                                    const PPCSubtarget &Subtarget) {
2102   // When we pop the dynamic allocation we need to restore the SP link.
2103   
2104   // Get the corect type for pointers.
2105   MVT::ValueType PtrVT = DAG.getTargetLoweringInfo().getPointerTy();
2106
2107   // Construct the stack pointer operand.
2108   bool IsPPC64 = Subtarget.isPPC64();
2109   unsigned SP = IsPPC64 ? PPC::X1 : PPC::R1;
2110   SDOperand StackPtr = DAG.getRegister(SP, PtrVT);
2111
2112   // Get the operands for the STACKRESTORE.
2113   SDOperand Chain = Op.getOperand(0);
2114   SDOperand SaveSP = Op.getOperand(1);
2115   
2116   // Load the old link SP.
2117   SDOperand LoadLinkSP = DAG.getLoad(PtrVT, Chain, StackPtr, NULL, 0);
2118   
2119   // Restore the stack pointer.
2120   Chain = DAG.getCopyToReg(LoadLinkSP.getValue(1), SP, SaveSP);
2121   
2122   // Store the old link SP.
2123   return DAG.getStore(Chain, LoadLinkSP, StackPtr, NULL, 0);
2124 }
2125
2126 SDOperand PPCTargetLowering::LowerDYNAMIC_STACKALLOC(SDOperand Op, 
2127                                          SelectionDAG &DAG,
2128                                          const PPCSubtarget &Subtarget) {
2129   MachineFunction &MF = DAG.getMachineFunction();
2130   bool IsPPC64 = Subtarget.isPPC64();
2131   bool isMachoABI = Subtarget.isMachoABI();
2132
2133   // Get current frame pointer save index.  The users of this index will be
2134   // primarily DYNALLOC instructions.
2135   PPCFunctionInfo *FI = MF.getInfo<PPCFunctionInfo>();
2136   int FPSI = FI->getFramePointerSaveIndex();
2137    
2138   // If the frame pointer save index hasn't been defined yet.
2139   if (!FPSI) {
2140     // Find out what the fix offset of the frame pointer save area.
2141     int FPOffset = PPCFrameInfo::getFramePointerSaveOffset(IsPPC64, isMachoABI);
2142     
2143     // Allocate the frame index for frame pointer save area.
2144     FPSI = MF.getFrameInfo()->CreateFixedObject(IsPPC64? 8 : 4, FPOffset); 
2145     // Save the result.
2146     FI->setFramePointerSaveIndex(FPSI);                      
2147   }
2148
2149   // Get the inputs.
2150   SDOperand Chain = Op.getOperand(0);
2151   SDOperand Size  = Op.getOperand(1);
2152   
2153   // Get the corect type for pointers.
2154   MVT::ValueType PtrVT = DAG.getTargetLoweringInfo().getPointerTy();
2155   // Negate the size.
2156   SDOperand NegSize = DAG.getNode(ISD::SUB, PtrVT,
2157                                   DAG.getConstant(0, PtrVT), Size);
2158   // Construct a node for the frame pointer save index.
2159   SDOperand FPSIdx = DAG.getFrameIndex(FPSI, PtrVT);
2160   // Build a DYNALLOC node.
2161   SDOperand Ops[3] = { Chain, NegSize, FPSIdx };
2162   SDVTList VTs = DAG.getVTList(PtrVT, MVT::Other);
2163   return DAG.getNode(PPCISD::DYNALLOC, VTs, Ops, 3);
2164 }
2165
2166
2167 /// LowerSELECT_CC - Lower floating point select_cc's into fsel instruction when
2168 /// possible.
2169 SDOperand PPCTargetLowering::LowerSELECT_CC(SDOperand Op, SelectionDAG &DAG) {
2170   // Not FP? Not a fsel.
2171   if (!MVT::isFloatingPoint(Op.getOperand(0).getValueType()) ||
2172       !MVT::isFloatingPoint(Op.getOperand(2).getValueType()))
2173     return SDOperand();
2174   
2175   ISD::CondCode CC = cast<CondCodeSDNode>(Op.getOperand(4))->get();
2176   
2177   // Cannot handle SETEQ/SETNE.
2178   if (CC == ISD::SETEQ || CC == ISD::SETNE) return SDOperand();
2179   
2180   MVT::ValueType ResVT = Op.getValueType();
2181   MVT::ValueType CmpVT = Op.getOperand(0).getValueType();
2182   SDOperand LHS = Op.getOperand(0), RHS = Op.getOperand(1);
2183   SDOperand TV  = Op.getOperand(2), FV  = Op.getOperand(3);
2184   
2185   // If the RHS of the comparison is a 0.0, we don't need to do the
2186   // subtraction at all.
2187   if (isFloatingPointZero(RHS))
2188     switch (CC) {
2189     default: break;       // SETUO etc aren't handled by fsel.
2190     case ISD::SETULT:
2191     case ISD::SETOLT:
2192     case ISD::SETLT:
2193       std::swap(TV, FV);  // fsel is natively setge, swap operands for setlt
2194     case ISD::SETUGE:
2195     case ISD::SETOGE:
2196     case ISD::SETGE:
2197       if (LHS.getValueType() == MVT::f32)   // Comparison is always 64-bits
2198         LHS = DAG.getNode(ISD::FP_EXTEND, MVT::f64, LHS);
2199       return DAG.getNode(PPCISD::FSEL, ResVT, LHS, TV, FV);
2200     case ISD::SETUGT:
2201     case ISD::SETOGT:
2202     case ISD::SETGT:
2203       std::swap(TV, FV);  // fsel is natively setge, swap operands for setlt
2204     case ISD::SETULE:
2205     case ISD::SETOLE:
2206     case ISD::SETLE:
2207       if (LHS.getValueType() == MVT::f32)   // Comparison is always 64-bits
2208         LHS = DAG.getNode(ISD::FP_EXTEND, MVT::f64, LHS);
2209       return DAG.getNode(PPCISD::FSEL, ResVT,
2210                          DAG.getNode(ISD::FNEG, MVT::f64, LHS), TV, FV);
2211     }
2212       
2213   SDOperand Cmp;
2214   switch (CC) {
2215   default: break;       // SETUO etc aren't handled by fsel.
2216   case ISD::SETULT:
2217   case ISD::SETOLT:
2218   case ISD::SETLT:
2219     Cmp = DAG.getNode(ISD::FSUB, CmpVT, LHS, RHS);
2220     if (Cmp.getValueType() == MVT::f32)   // Comparison is always 64-bits
2221       Cmp = DAG.getNode(ISD::FP_EXTEND, MVT::f64, Cmp);
2222       return DAG.getNode(PPCISD::FSEL, ResVT, Cmp, FV, TV);
2223   case ISD::SETUGE:
2224   case ISD::SETOGE:
2225   case ISD::SETGE:
2226     Cmp = DAG.getNode(ISD::FSUB, CmpVT, LHS, RHS);
2227     if (Cmp.getValueType() == MVT::f32)   // Comparison is always 64-bits
2228       Cmp = DAG.getNode(ISD::FP_EXTEND, MVT::f64, Cmp);
2229       return DAG.getNode(PPCISD::FSEL, ResVT, Cmp, TV, FV);
2230   case ISD::SETUGT:
2231   case ISD::SETOGT:
2232   case ISD::SETGT:
2233     Cmp = DAG.getNode(ISD::FSUB, CmpVT, RHS, LHS);
2234     if (Cmp.getValueType() == MVT::f32)   // Comparison is always 64-bits
2235       Cmp = DAG.getNode(ISD::FP_EXTEND, MVT::f64, Cmp);
2236       return DAG.getNode(PPCISD::FSEL, ResVT, Cmp, FV, TV);
2237   case ISD::SETULE:
2238   case ISD::SETOLE:
2239   case ISD::SETLE:
2240     Cmp = DAG.getNode(ISD::FSUB, CmpVT, RHS, LHS);
2241     if (Cmp.getValueType() == MVT::f32)   // Comparison is always 64-bits
2242       Cmp = DAG.getNode(ISD::FP_EXTEND, MVT::f64, Cmp);
2243       return DAG.getNode(PPCISD::FSEL, ResVT, Cmp, TV, FV);
2244   }
2245   return SDOperand();
2246 }
2247
2248 // FIXME: Split this code up when LegalizeDAGTypes lands.
2249 SDOperand PPCTargetLowering::LowerFP_TO_SINT(SDOperand Op, SelectionDAG &DAG) {
2250   assert(MVT::isFloatingPoint(Op.getOperand(0).getValueType()));
2251   SDOperand Src = Op.getOperand(0);
2252   if (Src.getValueType() == MVT::f32)
2253     Src = DAG.getNode(ISD::FP_EXTEND, MVT::f64, Src);
2254   
2255   SDOperand Tmp;
2256   switch (Op.getValueType()) {
2257   default: assert(0 && "Unhandled FP_TO_SINT type in custom expander!");
2258   case MVT::i32:
2259     Tmp = DAG.getNode(PPCISD::FCTIWZ, MVT::f64, Src);
2260     break;
2261   case MVT::i64:
2262     Tmp = DAG.getNode(PPCISD::FCTIDZ, MVT::f64, Src);
2263     break;
2264   }
2265   
2266   // Convert the FP value to an int value through memory.
2267   SDOperand FIPtr = DAG.CreateStackTemporary(MVT::f64);
2268   
2269   // Emit a store to the stack slot.
2270   SDOperand Chain = DAG.getStore(DAG.getEntryNode(), Tmp, FIPtr, NULL, 0);
2271
2272   // Result is a load from the stack slot.  If loading 4 bytes, make sure to
2273   // add in a bias.
2274   if (Op.getValueType() == MVT::i32)
2275     FIPtr = DAG.getNode(ISD::ADD, FIPtr.getValueType(), FIPtr,
2276                         DAG.getConstant(4, FIPtr.getValueType()));
2277   return DAG.getLoad(Op.getValueType(), Chain, FIPtr, NULL, 0);
2278 }
2279
2280 SDOperand PPCTargetLowering::LowerFP_ROUND_INREG(SDOperand Op, 
2281                                                  SelectionDAG &DAG) {
2282   assert(Op.getValueType() == MVT::ppcf128);
2283   SDNode *Node = Op.Val;
2284   assert(Node->getOperand(0).getValueType() == MVT::ppcf128);
2285   assert(Node->getOperand(0).Val->getOpcode() == ISD::BUILD_PAIR);
2286   SDOperand Lo = Node->getOperand(0).Val->getOperand(0);
2287   SDOperand Hi = Node->getOperand(0).Val->getOperand(1);
2288
2289   // This sequence changes FPSCR to do round-to-zero, adds the two halves
2290   // of the long double, and puts FPSCR back the way it was.  We do not
2291   // actually model FPSCR.
2292   std::vector<MVT::ValueType> NodeTys;
2293   SDOperand Ops[4], Result, MFFSreg, InFlag, FPreg;
2294
2295   NodeTys.push_back(MVT::f64);   // Return register
2296   NodeTys.push_back(MVT::Flag);    // Returns a flag for later insns
2297   Result = DAG.getNode(PPCISD::MFFS, NodeTys, &InFlag, 0);
2298   MFFSreg = Result.getValue(0);
2299   InFlag = Result.getValue(1);
2300
2301   NodeTys.clear();
2302   NodeTys.push_back(MVT::Flag);   // Returns a flag
2303   Ops[0] = DAG.getConstant(31, MVT::i32);
2304   Ops[1] = InFlag;
2305   Result = DAG.getNode(PPCISD::MTFSB1, NodeTys, Ops, 2);
2306   InFlag = Result.getValue(0);
2307
2308   NodeTys.clear();
2309   NodeTys.push_back(MVT::Flag);   // Returns a flag
2310   Ops[0] = DAG.getConstant(30, MVT::i32);
2311   Ops[1] = InFlag;
2312   Result = DAG.getNode(PPCISD::MTFSB0, NodeTys, Ops, 2);
2313   InFlag = Result.getValue(0);
2314
2315   NodeTys.clear();
2316   NodeTys.push_back(MVT::f64);    // result of add
2317   NodeTys.push_back(MVT::Flag);   // Returns a flag
2318   Ops[0] = Lo;
2319   Ops[1] = Hi;
2320   Ops[2] = InFlag;
2321   Result = DAG.getNode(PPCISD::FADDRTZ, NodeTys, Ops, 3);
2322   FPreg = Result.getValue(0);
2323   InFlag = Result.getValue(1);
2324
2325   NodeTys.clear();
2326   NodeTys.push_back(MVT::f64);
2327   Ops[0] = DAG.getConstant(1, MVT::i32);
2328   Ops[1] = MFFSreg;
2329   Ops[2] = FPreg;
2330   Ops[3] = InFlag;
2331   Result = DAG.getNode(PPCISD::MTFSF, NodeTys, Ops, 4);
2332   FPreg = Result.getValue(0);
2333
2334   // We know the low half is about to be thrown away, so just use something
2335   // convenient.
2336   return DAG.getNode(ISD::BUILD_PAIR, Lo.getValueType(), FPreg, FPreg);
2337 }
2338
2339 SDOperand PPCTargetLowering::LowerSINT_TO_FP(SDOperand Op, SelectionDAG &DAG) {
2340   if (Op.getOperand(0).getValueType() == MVT::i64) {
2341     SDOperand Bits = DAG.getNode(ISD::BIT_CONVERT, MVT::f64, Op.getOperand(0));
2342     SDOperand FP = DAG.getNode(PPCISD::FCFID, MVT::f64, Bits);
2343     if (Op.getValueType() == MVT::f32)
2344       FP = DAG.getNode(ISD::FP_ROUND, MVT::f32, FP, DAG.getIntPtrConstant(0));
2345     return FP;
2346   }
2347   
2348   assert(Op.getOperand(0).getValueType() == MVT::i32 &&
2349          "Unhandled SINT_TO_FP type in custom expander!");
2350   // Since we only generate this in 64-bit mode, we can take advantage of
2351   // 64-bit registers.  In particular, sign extend the input value into the
2352   // 64-bit register with extsw, store the WHOLE 64-bit value into the stack
2353   // then lfd it and fcfid it.
2354   MachineFrameInfo *FrameInfo = DAG.getMachineFunction().getFrameInfo();
2355   int FrameIdx = FrameInfo->CreateStackObject(8, 8);
2356   MVT::ValueType PtrVT = DAG.getTargetLoweringInfo().getPointerTy();
2357   SDOperand FIdx = DAG.getFrameIndex(FrameIdx, PtrVT);
2358   
2359   SDOperand Ext64 = DAG.getNode(PPCISD::EXTSW_32, MVT::i32,
2360                                 Op.getOperand(0));
2361   
2362   // STD the extended value into the stack slot.
2363   MemOperand MO(PseudoSourceValue::getFixedStack(),
2364                 MemOperand::MOStore, FrameIdx, 8, 8);
2365   SDOperand Store = DAG.getNode(PPCISD::STD_32, MVT::Other,
2366                                 DAG.getEntryNode(), Ext64, FIdx,
2367                                 DAG.getMemOperand(MO));
2368   // Load the value as a double.
2369   SDOperand Ld = DAG.getLoad(MVT::f64, Store, FIdx, NULL, 0);
2370   
2371   // FCFID it and return it.
2372   SDOperand FP = DAG.getNode(PPCISD::FCFID, MVT::f64, Ld);
2373   if (Op.getValueType() == MVT::f32)
2374     FP = DAG.getNode(ISD::FP_ROUND, MVT::f32, FP, DAG.getIntPtrConstant(0));
2375   return FP;
2376 }
2377
2378 SDOperand PPCTargetLowering::LowerFLT_ROUNDS_(SDOperand Op, SelectionDAG &DAG) {
2379   /*
2380    The rounding mode is in bits 30:31 of FPSR, and has the following
2381    settings:
2382      00 Round to nearest
2383      01 Round to 0
2384      10 Round to +inf
2385      11 Round to -inf
2386
2387   FLT_ROUNDS, on the other hand, expects the following:
2388     -1 Undefined
2389      0 Round to 0
2390      1 Round to nearest
2391      2 Round to +inf
2392      3 Round to -inf
2393
2394   To perform the conversion, we do:
2395     ((FPSCR & 0x3) ^ ((~FPSCR & 0x3) >> 1))
2396   */
2397
2398   MachineFunction &MF = DAG.getMachineFunction();
2399   MVT::ValueType VT = Op.getValueType();
2400   MVT::ValueType PtrVT = DAG.getTargetLoweringInfo().getPointerTy();
2401   std::vector<MVT::ValueType> NodeTys;
2402   SDOperand MFFSreg, InFlag;
2403
2404   // Save FP Control Word to register
2405   NodeTys.push_back(MVT::f64);    // return register
2406   NodeTys.push_back(MVT::Flag);   // unused in this context
2407   SDOperand Chain = DAG.getNode(PPCISD::MFFS, NodeTys, &InFlag, 0);
2408
2409   // Save FP register to stack slot
2410   int SSFI = MF.getFrameInfo()->CreateStackObject(8, 8);
2411   SDOperand StackSlot = DAG.getFrameIndex(SSFI, PtrVT);
2412   SDOperand Store = DAG.getStore(DAG.getEntryNode(), Chain,
2413                                  StackSlot, NULL, 0);
2414
2415   // Load FP Control Word from low 32 bits of stack slot.
2416   SDOperand Four = DAG.getConstant(4, PtrVT);
2417   SDOperand Addr = DAG.getNode(ISD::ADD, PtrVT, StackSlot, Four);
2418   SDOperand CWD = DAG.getLoad(MVT::i32, Store, Addr, NULL, 0);
2419
2420   // Transform as necessary
2421   SDOperand CWD1 =
2422     DAG.getNode(ISD::AND, MVT::i32,
2423                 CWD, DAG.getConstant(3, MVT::i32));
2424   SDOperand CWD2 =
2425     DAG.getNode(ISD::SRL, MVT::i32,
2426                 DAG.getNode(ISD::AND, MVT::i32,
2427                             DAG.getNode(ISD::XOR, MVT::i32,
2428                                         CWD, DAG.getConstant(3, MVT::i32)),
2429                             DAG.getConstant(3, MVT::i32)),
2430                 DAG.getConstant(1, MVT::i8));
2431
2432   SDOperand RetVal =
2433     DAG.getNode(ISD::XOR, MVT::i32, CWD1, CWD2);
2434
2435   return DAG.getNode((MVT::getSizeInBits(VT) < 16 ?
2436                       ISD::TRUNCATE : ISD::ZERO_EXTEND), VT, RetVal);
2437 }
2438
2439 SDOperand PPCTargetLowering::LowerSHL_PARTS(SDOperand Op, SelectionDAG &DAG) {
2440   MVT::ValueType VT = Op.getValueType();
2441   unsigned BitWidth = MVT::getSizeInBits(VT);
2442   assert(Op.getNumOperands() == 3 &&
2443          VT == Op.getOperand(1).getValueType() &&
2444          "Unexpected SHL!");
2445   
2446   // Expand into a bunch of logical ops.  Note that these ops
2447   // depend on the PPC behavior for oversized shift amounts.
2448   SDOperand Lo = Op.getOperand(0);
2449   SDOperand Hi = Op.getOperand(1);
2450   SDOperand Amt = Op.getOperand(2);
2451   MVT::ValueType AmtVT = Amt.getValueType();
2452   
2453   SDOperand Tmp1 = DAG.getNode(ISD::SUB, AmtVT,
2454                                DAG.getConstant(BitWidth, AmtVT), Amt);
2455   SDOperand Tmp2 = DAG.getNode(PPCISD::SHL, VT, Hi, Amt);
2456   SDOperand Tmp3 = DAG.getNode(PPCISD::SRL, VT, Lo, Tmp1);
2457   SDOperand Tmp4 = DAG.getNode(ISD::OR , VT, Tmp2, Tmp3);
2458   SDOperand Tmp5 = DAG.getNode(ISD::ADD, AmtVT, Amt,
2459                                DAG.getConstant(-BitWidth, AmtVT));
2460   SDOperand Tmp6 = DAG.getNode(PPCISD::SHL, VT, Lo, Tmp5);
2461   SDOperand OutHi = DAG.getNode(ISD::OR, VT, Tmp4, Tmp6);
2462   SDOperand OutLo = DAG.getNode(PPCISD::SHL, VT, Lo, Amt);
2463   SDOperand OutOps[] = { OutLo, OutHi };
2464   return DAG.getNode(ISD::MERGE_VALUES, DAG.getVTList(VT, VT),
2465                      OutOps, 2);
2466 }
2467
2468 SDOperand PPCTargetLowering::LowerSRL_PARTS(SDOperand Op, SelectionDAG &DAG) {
2469   MVT::ValueType VT = Op.getValueType();
2470   unsigned BitWidth = MVT::getSizeInBits(VT);
2471   assert(Op.getNumOperands() == 3 &&
2472          VT == Op.getOperand(1).getValueType() &&
2473          "Unexpected SRL!");
2474   
2475   // Expand into a bunch of logical ops.  Note that these ops
2476   // depend on the PPC behavior for oversized shift amounts.
2477   SDOperand Lo = Op.getOperand(0);
2478   SDOperand Hi = Op.getOperand(1);
2479   SDOperand Amt = Op.getOperand(2);
2480   MVT::ValueType AmtVT = Amt.getValueType();
2481   
2482   SDOperand Tmp1 = DAG.getNode(ISD::SUB, AmtVT,
2483                                DAG.getConstant(BitWidth, AmtVT), Amt);
2484   SDOperand Tmp2 = DAG.getNode(PPCISD::SRL, VT, Lo, Amt);
2485   SDOperand Tmp3 = DAG.getNode(PPCISD::SHL, VT, Hi, Tmp1);
2486   SDOperand Tmp4 = DAG.getNode(ISD::OR , VT, Tmp2, Tmp3);
2487   SDOperand Tmp5 = DAG.getNode(ISD::ADD, AmtVT, Amt,
2488                                DAG.getConstant(-BitWidth, AmtVT));
2489   SDOperand Tmp6 = DAG.getNode(PPCISD::SRL, VT, Hi, Tmp5);
2490   SDOperand OutLo = DAG.getNode(ISD::OR, VT, Tmp4, Tmp6);
2491   SDOperand OutHi = DAG.getNode(PPCISD::SRL, VT, Hi, Amt);
2492   SDOperand OutOps[] = { OutLo, OutHi };
2493   return DAG.getNode(ISD::MERGE_VALUES, DAG.getVTList(VT, VT),
2494                      OutOps, 2);
2495 }
2496
2497 SDOperand PPCTargetLowering::LowerSRA_PARTS(SDOperand Op, SelectionDAG &DAG) {
2498   MVT::ValueType VT = Op.getValueType();
2499   unsigned BitWidth = MVT::getSizeInBits(VT);
2500   assert(Op.getNumOperands() == 3 &&
2501          VT == Op.getOperand(1).getValueType() &&
2502          "Unexpected SRA!");
2503   
2504   // Expand into a bunch of logical ops, followed by a select_cc.
2505   SDOperand Lo = Op.getOperand(0);
2506   SDOperand Hi = Op.getOperand(1);
2507   SDOperand Amt = Op.getOperand(2);
2508   MVT::ValueType AmtVT = Amt.getValueType();
2509   
2510   SDOperand Tmp1 = DAG.getNode(ISD::SUB, AmtVT,
2511                                DAG.getConstant(BitWidth, AmtVT), Amt);
2512   SDOperand Tmp2 = DAG.getNode(PPCISD::SRL, VT, Lo, Amt);
2513   SDOperand Tmp3 = DAG.getNode(PPCISD::SHL, VT, Hi, Tmp1);
2514   SDOperand Tmp4 = DAG.getNode(ISD::OR , VT, Tmp2, Tmp3);
2515   SDOperand Tmp5 = DAG.getNode(ISD::ADD, AmtVT, Amt,
2516                                DAG.getConstant(-BitWidth, AmtVT));
2517   SDOperand Tmp6 = DAG.getNode(PPCISD::SRA, VT, Hi, Tmp5);
2518   SDOperand OutHi = DAG.getNode(PPCISD::SRA, VT, Hi, Amt);
2519   SDOperand OutLo = DAG.getSelectCC(Tmp5, DAG.getConstant(0, AmtVT),
2520                                     Tmp4, Tmp6, ISD::SETLE);
2521   SDOperand OutOps[] = { OutLo, OutHi };
2522   return DAG.getNode(ISD::MERGE_VALUES, DAG.getVTList(VT, VT),
2523                      OutOps, 2);
2524 }
2525
2526 //===----------------------------------------------------------------------===//
2527 // Vector related lowering.
2528 //
2529
2530 // If this is a vector of constants or undefs, get the bits.  A bit in
2531 // UndefBits is set if the corresponding element of the vector is an 
2532 // ISD::UNDEF value.  For undefs, the corresponding VectorBits values are
2533 // zero.   Return true if this is not an array of constants, false if it is.
2534 //
2535 static bool GetConstantBuildVectorBits(SDNode *BV, uint64_t VectorBits[2],
2536                                        uint64_t UndefBits[2]) {
2537   // Start with zero'd results.
2538   VectorBits[0] = VectorBits[1] = UndefBits[0] = UndefBits[1] = 0;
2539   
2540   unsigned EltBitSize = MVT::getSizeInBits(BV->getOperand(0).getValueType());
2541   for (unsigned i = 0, e = BV->getNumOperands(); i != e; ++i) {
2542     SDOperand OpVal = BV->getOperand(i);
2543     
2544     unsigned PartNo = i >= e/2;     // In the upper 128 bits?
2545     unsigned SlotNo = e/2 - (i & (e/2-1))-1;  // Which subpiece of the uint64_t.
2546
2547     uint64_t EltBits = 0;
2548     if (OpVal.getOpcode() == ISD::UNDEF) {
2549       uint64_t EltUndefBits = ~0U >> (32-EltBitSize);
2550       UndefBits[PartNo] |= EltUndefBits << (SlotNo*EltBitSize);
2551       continue;
2552     } else if (ConstantSDNode *CN = dyn_cast<ConstantSDNode>(OpVal)) {
2553       EltBits = CN->getValue() & (~0U >> (32-EltBitSize));
2554     } else if (ConstantFPSDNode *CN = dyn_cast<ConstantFPSDNode>(OpVal)) {
2555       assert(CN->getValueType(0) == MVT::f32 &&
2556              "Only one legal FP vector type!");
2557       EltBits = FloatToBits(CN->getValueAPF().convertToFloat());
2558     } else {
2559       // Nonconstant element.
2560       return true;
2561     }
2562     
2563     VectorBits[PartNo] |= EltBits << (SlotNo*EltBitSize);
2564   }
2565   
2566   //printf("%llx %llx  %llx %llx\n", 
2567   //       VectorBits[0], VectorBits[1], UndefBits[0], UndefBits[1]);
2568   return false;
2569 }
2570
2571 // If this is a splat (repetition) of a value across the whole vector, return
2572 // the smallest size that splats it.  For example, "0x01010101010101..." is a
2573 // splat of 0x01, 0x0101, and 0x01010101.  We return SplatBits = 0x01 and 
2574 // SplatSize = 1 byte.
2575 static bool isConstantSplat(const uint64_t Bits128[2], 
2576                             const uint64_t Undef128[2],
2577                             unsigned &SplatBits, unsigned &SplatUndef,
2578                             unsigned &SplatSize) {
2579   
2580   // Don't let undefs prevent splats from matching.  See if the top 64-bits are
2581   // the same as the lower 64-bits, ignoring undefs.
2582   if ((Bits128[0] & ~Undef128[1]) != (Bits128[1] & ~Undef128[0]))
2583     return false;  // Can't be a splat if two pieces don't match.
2584   
2585   uint64_t Bits64  = Bits128[0] | Bits128[1];
2586   uint64_t Undef64 = Undef128[0] & Undef128[1];
2587   
2588   // Check that the top 32-bits are the same as the lower 32-bits, ignoring
2589   // undefs.
2590   if ((Bits64 & (~Undef64 >> 32)) != ((Bits64 >> 32) & ~Undef64))
2591     return false;  // Can't be a splat if two pieces don't match.
2592
2593   uint32_t Bits32  = uint32_t(Bits64) | uint32_t(Bits64 >> 32);
2594   uint32_t Undef32 = uint32_t(Undef64) & uint32_t(Undef64 >> 32);
2595
2596   // If the top 16-bits are different than the lower 16-bits, ignoring
2597   // undefs, we have an i32 splat.
2598   if ((Bits32 & (~Undef32 >> 16)) != ((Bits32 >> 16) & ~Undef32)) {
2599     SplatBits = Bits32;
2600     SplatUndef = Undef32;
2601     SplatSize = 4;
2602     return true;
2603   }
2604   
2605   uint16_t Bits16  = uint16_t(Bits32)  | uint16_t(Bits32 >> 16);
2606   uint16_t Undef16 = uint16_t(Undef32) & uint16_t(Undef32 >> 16);
2607
2608   // If the top 8-bits are different than the lower 8-bits, ignoring
2609   // undefs, we have an i16 splat.
2610   if ((Bits16 & (uint16_t(~Undef16) >> 8)) != ((Bits16 >> 8) & ~Undef16)) {
2611     SplatBits = Bits16;
2612     SplatUndef = Undef16;
2613     SplatSize = 2;
2614     return true;
2615   }
2616   
2617   // Otherwise, we have an 8-bit splat.
2618   SplatBits  = uint8_t(Bits16)  | uint8_t(Bits16 >> 8);
2619   SplatUndef = uint8_t(Undef16) & uint8_t(Undef16 >> 8);
2620   SplatSize = 1;
2621   return true;
2622 }
2623
2624 /// BuildSplatI - Build a canonical splati of Val with an element size of
2625 /// SplatSize.  Cast the result to VT.
2626 static SDOperand BuildSplatI(int Val, unsigned SplatSize, MVT::ValueType VT,
2627                              SelectionDAG &DAG) {
2628   assert(Val >= -16 && Val <= 15 && "vsplti is out of range!");
2629
2630   static const MVT::ValueType VTys[] = { // canonical VT to use for each size.
2631     MVT::v16i8, MVT::v8i16, MVT::Other, MVT::v4i32
2632   };
2633
2634   MVT::ValueType ReqVT = VT != MVT::Other ? VT : VTys[SplatSize-1];
2635   
2636   // Force vspltis[hw] -1 to vspltisb -1 to canonicalize.
2637   if (Val == -1)
2638     SplatSize = 1;
2639   
2640   MVT::ValueType CanonicalVT = VTys[SplatSize-1];
2641   
2642   // Build a canonical splat for this value.
2643   SDOperand Elt = DAG.getConstant(Val, MVT::getVectorElementType(CanonicalVT));
2644   SmallVector<SDOperand, 8> Ops;
2645   Ops.assign(MVT::getVectorNumElements(CanonicalVT), Elt);
2646   SDOperand Res = DAG.getNode(ISD::BUILD_VECTOR, CanonicalVT,
2647                               &Ops[0], Ops.size());
2648   return DAG.getNode(ISD::BIT_CONVERT, ReqVT, Res);
2649 }
2650
2651 /// BuildIntrinsicOp - Return a binary operator intrinsic node with the
2652 /// specified intrinsic ID.
2653 static SDOperand BuildIntrinsicOp(unsigned IID, SDOperand LHS, SDOperand RHS,
2654                                   SelectionDAG &DAG, 
2655                                   MVT::ValueType DestVT = MVT::Other) {
2656   if (DestVT == MVT::Other) DestVT = LHS.getValueType();
2657   return DAG.getNode(ISD::INTRINSIC_WO_CHAIN, DestVT,
2658                      DAG.getConstant(IID, MVT::i32), LHS, RHS);
2659 }
2660
2661 /// BuildIntrinsicOp - Return a ternary operator intrinsic node with the
2662 /// specified intrinsic ID.
2663 static SDOperand BuildIntrinsicOp(unsigned IID, SDOperand Op0, SDOperand Op1,
2664                                   SDOperand Op2, SelectionDAG &DAG, 
2665                                   MVT::ValueType DestVT = MVT::Other) {
2666   if (DestVT == MVT::Other) DestVT = Op0.getValueType();
2667   return DAG.getNode(ISD::INTRINSIC_WO_CHAIN, DestVT,
2668                      DAG.getConstant(IID, MVT::i32), Op0, Op1, Op2);
2669 }
2670
2671
2672 /// BuildVSLDOI - Return a VECTOR_SHUFFLE that is a vsldoi of the specified
2673 /// amount.  The result has the specified value type.
2674 static SDOperand BuildVSLDOI(SDOperand LHS, SDOperand RHS, unsigned Amt,
2675                              MVT::ValueType VT, SelectionDAG &DAG) {
2676   // Force LHS/RHS to be the right type.
2677   LHS = DAG.getNode(ISD::BIT_CONVERT, MVT::v16i8, LHS);
2678   RHS = DAG.getNode(ISD::BIT_CONVERT, MVT::v16i8, RHS);
2679   
2680   SDOperand Ops[16];
2681   for (unsigned i = 0; i != 16; ++i)
2682     Ops[i] = DAG.getConstant(i+Amt, MVT::i32);
2683   SDOperand T = DAG.getNode(ISD::VECTOR_SHUFFLE, MVT::v16i8, LHS, RHS,
2684                             DAG.getNode(ISD::BUILD_VECTOR, MVT::v16i8, Ops,16));
2685   return DAG.getNode(ISD::BIT_CONVERT, VT, T);
2686 }
2687
2688 // If this is a case we can't handle, return null and let the default
2689 // expansion code take care of it.  If we CAN select this case, and if it
2690 // selects to a single instruction, return Op.  Otherwise, if we can codegen
2691 // this case more efficiently than a constant pool load, lower it to the
2692 // sequence of ops that should be used.
2693 SDOperand PPCTargetLowering::LowerBUILD_VECTOR(SDOperand Op, 
2694                                                SelectionDAG &DAG) {
2695   // If this is a vector of constants or undefs, get the bits.  A bit in
2696   // UndefBits is set if the corresponding element of the vector is an 
2697   // ISD::UNDEF value.  For undefs, the corresponding VectorBits values are
2698   // zero. 
2699   uint64_t VectorBits[2];
2700   uint64_t UndefBits[2];
2701   if (GetConstantBuildVectorBits(Op.Val, VectorBits, UndefBits))
2702     return SDOperand();   // Not a constant vector.
2703   
2704   // If this is a splat (repetition) of a value across the whole vector, return
2705   // the smallest size that splats it.  For example, "0x01010101010101..." is a
2706   // splat of 0x01, 0x0101, and 0x01010101.  We return SplatBits = 0x01 and 
2707   // SplatSize = 1 byte.
2708   unsigned SplatBits, SplatUndef, SplatSize;
2709   if (isConstantSplat(VectorBits, UndefBits, SplatBits, SplatUndef, SplatSize)){
2710     bool HasAnyUndefs = (UndefBits[0] | UndefBits[1]) != 0;
2711     
2712     // First, handle single instruction cases.
2713     
2714     // All zeros?
2715     if (SplatBits == 0) {
2716       // Canonicalize all zero vectors to be v4i32.
2717       if (Op.getValueType() != MVT::v4i32 || HasAnyUndefs) {
2718         SDOperand Z = DAG.getConstant(0, MVT::i32);
2719         Z = DAG.getNode(ISD::BUILD_VECTOR, MVT::v4i32, Z, Z, Z, Z);
2720         Op = DAG.getNode(ISD::BIT_CONVERT, Op.getValueType(), Z);
2721       }
2722       return Op;
2723     }
2724
2725     // If the sign extended value is in the range [-16,15], use VSPLTI[bhw].
2726     int32_t SextVal= int32_t(SplatBits << (32-8*SplatSize)) >> (32-8*SplatSize);
2727     if (SextVal >= -16 && SextVal <= 15)
2728       return BuildSplatI(SextVal, SplatSize, Op.getValueType(), DAG);
2729     
2730     
2731     // Two instruction sequences.
2732     
2733     // If this value is in the range [-32,30] and is even, use:
2734     //    tmp = VSPLTI[bhw], result = add tmp, tmp
2735     if (SextVal >= -32 && SextVal <= 30 && (SextVal & 1) == 0) {
2736       Op = BuildSplatI(SextVal >> 1, SplatSize, Op.getValueType(), DAG);
2737       return DAG.getNode(ISD::ADD, Op.getValueType(), Op, Op);
2738     }
2739     
2740     // If this is 0x8000_0000 x 4, turn into vspltisw + vslw.  If it is 
2741     // 0x7FFF_FFFF x 4, turn it into not(0x8000_0000).  This is important
2742     // for fneg/fabs.
2743     if (SplatSize == 4 && SplatBits == (0x7FFFFFFF&~SplatUndef)) {
2744       // Make -1 and vspltisw -1:
2745       SDOperand OnesV = BuildSplatI(-1, 4, MVT::v4i32, DAG);
2746       
2747       // Make the VSLW intrinsic, computing 0x8000_0000.
2748       SDOperand Res = BuildIntrinsicOp(Intrinsic::ppc_altivec_vslw, OnesV, 
2749                                        OnesV, DAG);
2750       
2751       // xor by OnesV to invert it.
2752       Res = DAG.getNode(ISD::XOR, MVT::v4i32, Res, OnesV);
2753       return DAG.getNode(ISD::BIT_CONVERT, Op.getValueType(), Res);
2754     }
2755
2756     // Check to see if this is a wide variety of vsplti*, binop self cases.
2757     unsigned SplatBitSize = SplatSize*8;
2758     static const signed char SplatCsts[] = {
2759       -1, 1, -2, 2, -3, 3, -4, 4, -5, 5, -6, 6, -7, 7,
2760       -8, 8, -9, 9, -10, 10, -11, 11, -12, 12, -13, 13, 14, -14, 15, -15, -16
2761     };
2762     
2763     for (unsigned idx = 0; idx < array_lengthof(SplatCsts); ++idx) {
2764       // Indirect through the SplatCsts array so that we favor 'vsplti -1' for
2765       // cases which are ambiguous (e.g. formation of 0x8000_0000).  'vsplti -1'
2766       int i = SplatCsts[idx];
2767       
2768       // Figure out what shift amount will be used by altivec if shifted by i in
2769       // this splat size.
2770       unsigned TypeShiftAmt = i & (SplatBitSize-1);
2771       
2772       // vsplti + shl self.
2773       if (SextVal == (i << (int)TypeShiftAmt)) {
2774         SDOperand Res = BuildSplatI(i, SplatSize, MVT::Other, DAG);
2775         static const unsigned IIDs[] = { // Intrinsic to use for each size.
2776           Intrinsic::ppc_altivec_vslb, Intrinsic::ppc_altivec_vslh, 0,
2777           Intrinsic::ppc_altivec_vslw
2778         };
2779         Res = BuildIntrinsicOp(IIDs[SplatSize-1], Res, Res, DAG);
2780         return DAG.getNode(ISD::BIT_CONVERT, Op.getValueType(), Res);
2781       }
2782       
2783       // vsplti + srl self.
2784       if (SextVal == (int)((unsigned)i >> TypeShiftAmt)) {
2785         SDOperand Res = BuildSplatI(i, SplatSize, MVT::Other, DAG);
2786         static const unsigned IIDs[] = { // Intrinsic to use for each size.
2787           Intrinsic::ppc_altivec_vsrb, Intrinsic::ppc_altivec_vsrh, 0,
2788           Intrinsic::ppc_altivec_vsrw
2789         };
2790         Res = BuildIntrinsicOp(IIDs[SplatSize-1], Res, Res, DAG);
2791         return DAG.getNode(ISD::BIT_CONVERT, Op.getValueType(), Res);
2792       }
2793       
2794       // vsplti + sra self.
2795       if (SextVal == (int)((unsigned)i >> TypeShiftAmt)) {
2796         SDOperand Res = BuildSplatI(i, SplatSize, MVT::Other, DAG);
2797         static const unsigned IIDs[] = { // Intrinsic to use for each size.
2798           Intrinsic::ppc_altivec_vsrab, Intrinsic::ppc_altivec_vsrah, 0,
2799           Intrinsic::ppc_altivec_vsraw
2800         };
2801         Res = BuildIntrinsicOp(IIDs[SplatSize-1], Res, Res, DAG);
2802         return DAG.getNode(ISD::BIT_CONVERT, Op.getValueType(), Res);
2803       }
2804       
2805       // vsplti + rol self.
2806       if (SextVal == (int)(((unsigned)i << TypeShiftAmt) |
2807                            ((unsigned)i >> (SplatBitSize-TypeShiftAmt)))) {
2808         SDOperand Res = BuildSplatI(i, SplatSize, MVT::Other, DAG);
2809         static const unsigned IIDs[] = { // Intrinsic to use for each size.
2810           Intrinsic::ppc_altivec_vrlb, Intrinsic::ppc_altivec_vrlh, 0,
2811           Intrinsic::ppc_altivec_vrlw
2812         };
2813         Res = BuildIntrinsicOp(IIDs[SplatSize-1], Res, Res, DAG);
2814         return DAG.getNode(ISD::BIT_CONVERT, Op.getValueType(), Res);
2815       }
2816
2817       // t = vsplti c, result = vsldoi t, t, 1
2818       if (SextVal == ((i << 8) | (i >> (TypeShiftAmt-8)))) {
2819         SDOperand T = BuildSplatI(i, SplatSize, MVT::v16i8, DAG);
2820         return BuildVSLDOI(T, T, 1, Op.getValueType(), DAG);
2821       }
2822       // t = vsplti c, result = vsldoi t, t, 2
2823       if (SextVal == ((i << 16) | (i >> (TypeShiftAmt-16)))) {
2824         SDOperand T = BuildSplatI(i, SplatSize, MVT::v16i8, DAG);
2825         return BuildVSLDOI(T, T, 2, Op.getValueType(), DAG);
2826       }
2827       // t = vsplti c, result = vsldoi t, t, 3
2828       if (SextVal == ((i << 24) | (i >> (TypeShiftAmt-24)))) {
2829         SDOperand T = BuildSplatI(i, SplatSize, MVT::v16i8, DAG);
2830         return BuildVSLDOI(T, T, 3, Op.getValueType(), DAG);
2831       }
2832     }
2833     
2834     // Three instruction sequences.
2835     
2836     // Odd, in range [17,31]:  (vsplti C)-(vsplti -16).
2837     if (SextVal >= 0 && SextVal <= 31) {
2838       SDOperand LHS = BuildSplatI(SextVal-16, SplatSize, MVT::Other, DAG);
2839       SDOperand RHS = BuildSplatI(-16, SplatSize, MVT::Other, DAG);
2840       LHS = DAG.getNode(ISD::SUB, LHS.getValueType(), LHS, RHS);
2841       return DAG.getNode(ISD::BIT_CONVERT, Op.getValueType(), LHS);
2842     }
2843     // Odd, in range [-31,-17]:  (vsplti C)+(vsplti -16).
2844     if (SextVal >= -31 && SextVal <= 0) {
2845       SDOperand LHS = BuildSplatI(SextVal+16, SplatSize, MVT::Other, DAG);
2846       SDOperand RHS = BuildSplatI(-16, SplatSize, MVT::Other, DAG);
2847       LHS = DAG.getNode(ISD::ADD, LHS.getValueType(), LHS, RHS);
2848       return DAG.getNode(ISD::BIT_CONVERT, Op.getValueType(), LHS);
2849     }
2850   }
2851     
2852   return SDOperand();
2853 }
2854
2855 /// GeneratePerfectShuffle - Given an entry in the perfect-shuffle table, emit
2856 /// the specified operations to build the shuffle.
2857 static SDOperand GeneratePerfectShuffle(unsigned PFEntry, SDOperand LHS,
2858                                         SDOperand RHS, SelectionDAG &DAG) {
2859   unsigned OpNum = (PFEntry >> 26) & 0x0F;
2860   unsigned LHSID  = (PFEntry >> 13) & ((1 << 13)-1);
2861   unsigned RHSID = (PFEntry >>  0) & ((1 << 13)-1);
2862   
2863   enum {
2864     OP_COPY = 0,  // Copy, used for things like <u,u,u,3> to say it is <0,1,2,3>
2865     OP_VMRGHW,
2866     OP_VMRGLW,
2867     OP_VSPLTISW0,
2868     OP_VSPLTISW1,
2869     OP_VSPLTISW2,
2870     OP_VSPLTISW3,
2871     OP_VSLDOI4,
2872     OP_VSLDOI8,
2873     OP_VSLDOI12
2874   };
2875   
2876   if (OpNum == OP_COPY) {
2877     if (LHSID == (1*9+2)*9+3) return LHS;
2878     assert(LHSID == ((4*9+5)*9+6)*9+7 && "Illegal OP_COPY!");
2879     return RHS;
2880   }
2881   
2882   SDOperand OpLHS, OpRHS;
2883   OpLHS = GeneratePerfectShuffle(PerfectShuffleTable[LHSID], LHS, RHS, DAG);
2884   OpRHS = GeneratePerfectShuffle(PerfectShuffleTable[RHSID], LHS, RHS, DAG);
2885   
2886   unsigned ShufIdxs[16];
2887   switch (OpNum) {
2888   default: assert(0 && "Unknown i32 permute!");
2889   case OP_VMRGHW:
2890     ShufIdxs[ 0] =  0; ShufIdxs[ 1] =  1; ShufIdxs[ 2] =  2; ShufIdxs[ 3] =  3;
2891     ShufIdxs[ 4] = 16; ShufIdxs[ 5] = 17; ShufIdxs[ 6] = 18; ShufIdxs[ 7] = 19;
2892     ShufIdxs[ 8] =  4; ShufIdxs[ 9] =  5; ShufIdxs[10] =  6; ShufIdxs[11] =  7;
2893     ShufIdxs[12] = 20; ShufIdxs[13] = 21; ShufIdxs[14] = 22; ShufIdxs[15] = 23;
2894     break;
2895   case OP_VMRGLW:
2896     ShufIdxs[ 0] =  8; ShufIdxs[ 1] =  9; ShufIdxs[ 2] = 10; ShufIdxs[ 3] = 11;
2897     ShufIdxs[ 4] = 24; ShufIdxs[ 5] = 25; ShufIdxs[ 6] = 26; ShufIdxs[ 7] = 27;
2898     ShufIdxs[ 8] = 12; ShufIdxs[ 9] = 13; ShufIdxs[10] = 14; ShufIdxs[11] = 15;
2899     ShufIdxs[12] = 28; ShufIdxs[13] = 29; ShufIdxs[14] = 30; ShufIdxs[15] = 31;
2900     break;
2901   case OP_VSPLTISW0:
2902     for (unsigned i = 0; i != 16; ++i)
2903       ShufIdxs[i] = (i&3)+0;
2904     break;
2905   case OP_VSPLTISW1:
2906     for (unsigned i = 0; i != 16; ++i)
2907       ShufIdxs[i] = (i&3)+4;
2908     break;
2909   case OP_VSPLTISW2:
2910     for (unsigned i = 0; i != 16; ++i)
2911       ShufIdxs[i] = (i&3)+8;
2912     break;
2913   case OP_VSPLTISW3:
2914     for (unsigned i = 0; i != 16; ++i)
2915       ShufIdxs[i] = (i&3)+12;
2916     break;
2917   case OP_VSLDOI4:
2918     return BuildVSLDOI(OpLHS, OpRHS, 4, OpLHS.getValueType(), DAG);
2919   case OP_VSLDOI8:
2920     return BuildVSLDOI(OpLHS, OpRHS, 8, OpLHS.getValueType(), DAG);
2921   case OP_VSLDOI12:
2922     return BuildVSLDOI(OpLHS, OpRHS, 12, OpLHS.getValueType(), DAG);
2923   }
2924   SDOperand Ops[16];
2925   for (unsigned i = 0; i != 16; ++i)
2926     Ops[i] = DAG.getConstant(ShufIdxs[i], MVT::i32);
2927   
2928   return DAG.getNode(ISD::VECTOR_SHUFFLE, OpLHS.getValueType(), OpLHS, OpRHS,
2929                      DAG.getNode(ISD::BUILD_VECTOR, MVT::v16i8, Ops, 16));
2930 }
2931
2932 /// LowerVECTOR_SHUFFLE - Return the code we lower for VECTOR_SHUFFLE.  If this
2933 /// is a shuffle we can handle in a single instruction, return it.  Otherwise,
2934 /// return the code it can be lowered into.  Worst case, it can always be
2935 /// lowered into a vperm.
2936 SDOperand PPCTargetLowering::LowerVECTOR_SHUFFLE(SDOperand Op, 
2937                                                  SelectionDAG &DAG) {
2938   SDOperand V1 = Op.getOperand(0);
2939   SDOperand V2 = Op.getOperand(1);
2940   SDOperand PermMask = Op.getOperand(2);
2941   
2942   // Cases that are handled by instructions that take permute immediates
2943   // (such as vsplt*) should be left as VECTOR_SHUFFLE nodes so they can be
2944   // selected by the instruction selector.
2945   if (V2.getOpcode() == ISD::UNDEF) {
2946     if (PPC::isSplatShuffleMask(PermMask.Val, 1) ||
2947         PPC::isSplatShuffleMask(PermMask.Val, 2) ||
2948         PPC::isSplatShuffleMask(PermMask.Val, 4) ||
2949         PPC::isVPKUWUMShuffleMask(PermMask.Val, true) ||
2950         PPC::isVPKUHUMShuffleMask(PermMask.Val, true) ||
2951         PPC::isVSLDOIShuffleMask(PermMask.Val, true) != -1 ||
2952         PPC::isVMRGLShuffleMask(PermMask.Val, 1, true) ||
2953         PPC::isVMRGLShuffleMask(PermMask.Val, 2, true) ||
2954         PPC::isVMRGLShuffleMask(PermMask.Val, 4, true) ||
2955         PPC::isVMRGHShuffleMask(PermMask.Val, 1, true) ||
2956         PPC::isVMRGHShuffleMask(PermMask.Val, 2, true) ||
2957         PPC::isVMRGHShuffleMask(PermMask.Val, 4, true)) {
2958       return Op;
2959     }
2960   }
2961   
2962   // Altivec has a variety of "shuffle immediates" that take two vector inputs
2963   // and produce a fixed permutation.  If any of these match, do not lower to
2964   // VPERM.
2965   if (PPC::isVPKUWUMShuffleMask(PermMask.Val, false) ||
2966       PPC::isVPKUHUMShuffleMask(PermMask.Val, false) ||
2967       PPC::isVSLDOIShuffleMask(PermMask.Val, false) != -1 ||
2968       PPC::isVMRGLShuffleMask(PermMask.Val, 1, false) ||
2969       PPC::isVMRGLShuffleMask(PermMask.Val, 2, false) ||
2970       PPC::isVMRGLShuffleMask(PermMask.Val, 4, false) ||
2971       PPC::isVMRGHShuffleMask(PermMask.Val, 1, false) ||
2972       PPC::isVMRGHShuffleMask(PermMask.Val, 2, false) ||
2973       PPC::isVMRGHShuffleMask(PermMask.Val, 4, false))
2974     return Op;
2975   
2976   // Check to see if this is a shuffle of 4-byte values.  If so, we can use our
2977   // perfect shuffle table to emit an optimal matching sequence.
2978   unsigned PFIndexes[4];
2979   bool isFourElementShuffle = true;
2980   for (unsigned i = 0; i != 4 && isFourElementShuffle; ++i) { // Element number
2981     unsigned EltNo = 8;   // Start out undef.
2982     for (unsigned j = 0; j != 4; ++j) {  // Intra-element byte.
2983       if (PermMask.getOperand(i*4+j).getOpcode() == ISD::UNDEF)
2984         continue;   // Undef, ignore it.
2985       
2986       unsigned ByteSource = 
2987         cast<ConstantSDNode>(PermMask.getOperand(i*4+j))->getValue();
2988       if ((ByteSource & 3) != j) {
2989         isFourElementShuffle = false;
2990         break;
2991       }
2992       
2993       if (EltNo == 8) {
2994         EltNo = ByteSource/4;
2995       } else if (EltNo != ByteSource/4) {
2996         isFourElementShuffle = false;
2997         break;
2998       }
2999     }
3000     PFIndexes[i] = EltNo;
3001   }
3002     
3003   // If this shuffle can be expressed as a shuffle of 4-byte elements, use the 
3004   // perfect shuffle vector to determine if it is cost effective to do this as
3005   // discrete instructions, or whether we should use a vperm.
3006   if (isFourElementShuffle) {
3007     // Compute the index in the perfect shuffle table.
3008     unsigned PFTableIndex = 
3009       PFIndexes[0]*9*9*9+PFIndexes[1]*9*9+PFIndexes[2]*9+PFIndexes[3];
3010     
3011     unsigned PFEntry = PerfectShuffleTable[PFTableIndex];
3012     unsigned Cost  = (PFEntry >> 30);
3013     
3014     // Determining when to avoid vperm is tricky.  Many things affect the cost
3015     // of vperm, particularly how many times the perm mask needs to be computed.
3016     // For example, if the perm mask can be hoisted out of a loop or is already
3017     // used (perhaps because there are multiple permutes with the same shuffle
3018     // mask?) the vperm has a cost of 1.  OTOH, hoisting the permute mask out of
3019     // the loop requires an extra register.
3020     //
3021     // As a compromise, we only emit discrete instructions if the shuffle can be
3022     // generated in 3 or fewer operations.  When we have loop information 
3023     // available, if this block is within a loop, we should avoid using vperm
3024     // for 3-operation perms and use a constant pool load instead.
3025     if (Cost < 3) 
3026       return GeneratePerfectShuffle(PFEntry, V1, V2, DAG);
3027   }
3028   
3029   // Lower this to a VPERM(V1, V2, V3) expression, where V3 is a constant
3030   // vector that will get spilled to the constant pool.
3031   if (V2.getOpcode() == ISD::UNDEF) V2 = V1;
3032   
3033   // The SHUFFLE_VECTOR mask is almost exactly what we want for vperm, except
3034   // that it is in input element units, not in bytes.  Convert now.
3035   MVT::ValueType EltVT = MVT::getVectorElementType(V1.getValueType());
3036   unsigned BytesPerElement = MVT::getSizeInBits(EltVT)/8;
3037   
3038   SmallVector<SDOperand, 16> ResultMask;
3039   for (unsigned i = 0, e = PermMask.getNumOperands(); i != e; ++i) {
3040     unsigned SrcElt;
3041     if (PermMask.getOperand(i).getOpcode() == ISD::UNDEF)
3042       SrcElt = 0;
3043     else 
3044       SrcElt = cast<ConstantSDNode>(PermMask.getOperand(i))->getValue();
3045     
3046     for (unsigned j = 0; j != BytesPerElement; ++j)
3047       ResultMask.push_back(DAG.getConstant(SrcElt*BytesPerElement+j,
3048                                            MVT::i8));
3049   }
3050   
3051   SDOperand VPermMask = DAG.getNode(ISD::BUILD_VECTOR, MVT::v16i8,
3052                                     &ResultMask[0], ResultMask.size());
3053   return DAG.getNode(PPCISD::VPERM, V1.getValueType(), V1, V2, VPermMask);
3054 }
3055
3056 /// getAltivecCompareInfo - Given an intrinsic, return false if it is not an
3057 /// altivec comparison.  If it is, return true and fill in Opc/isDot with
3058 /// information about the intrinsic.
3059 static bool getAltivecCompareInfo(SDOperand Intrin, int &CompareOpc,
3060                                   bool &isDot) {
3061   unsigned IntrinsicID = cast<ConstantSDNode>(Intrin.getOperand(0))->getValue();
3062   CompareOpc = -1;
3063   isDot = false;
3064   switch (IntrinsicID) {
3065   default: return false;
3066     // Comparison predicates.
3067   case Intrinsic::ppc_altivec_vcmpbfp_p:  CompareOpc = 966; isDot = 1; break;
3068   case Intrinsic::ppc_altivec_vcmpeqfp_p: CompareOpc = 198; isDot = 1; break;
3069   case Intrinsic::ppc_altivec_vcmpequb_p: CompareOpc =   6; isDot = 1; break;
3070   case Intrinsic::ppc_altivec_vcmpequh_p: CompareOpc =  70; isDot = 1; break;
3071   case Intrinsic::ppc_altivec_vcmpequw_p: CompareOpc = 134; isDot = 1; break;
3072   case Intrinsic::ppc_altivec_vcmpgefp_p: CompareOpc = 454; isDot = 1; break;
3073   case Intrinsic::ppc_altivec_vcmpgtfp_p: CompareOpc = 710; isDot = 1; break;
3074   case Intrinsic::ppc_altivec_vcmpgtsb_p: CompareOpc = 774; isDot = 1; break;
3075   case Intrinsic::ppc_altivec_vcmpgtsh_p: CompareOpc = 838; isDot = 1; break;
3076   case Intrinsic::ppc_altivec_vcmpgtsw_p: CompareOpc = 902; isDot = 1; break;
3077   case Intrinsic::ppc_altivec_vcmpgtub_p: CompareOpc = 518; isDot = 1; break;
3078   case Intrinsic::ppc_altivec_vcmpgtuh_p: CompareOpc = 582; isDot = 1; break;
3079   case Intrinsic::ppc_altivec_vcmpgtuw_p: CompareOpc = 646; isDot = 1; break;
3080     
3081     // Normal Comparisons.
3082   case Intrinsic::ppc_altivec_vcmpbfp:    CompareOpc = 966; isDot = 0; break;
3083   case Intrinsic::ppc_altivec_vcmpeqfp:   CompareOpc = 198; isDot = 0; break;
3084   case Intrinsic::ppc_altivec_vcmpequb:   CompareOpc =   6; isDot = 0; break;
3085   case Intrinsic::ppc_altivec_vcmpequh:   CompareOpc =  70; isDot = 0; break;
3086   case Intrinsic::ppc_altivec_vcmpequw:   CompareOpc = 134; isDot = 0; break;
3087   case Intrinsic::ppc_altivec_vcmpgefp:   CompareOpc = 454; isDot = 0; break;
3088   case Intrinsic::ppc_altivec_vcmpgtfp:   CompareOpc = 710; isDot = 0; break;
3089   case Intrinsic::ppc_altivec_vcmpgtsb:   CompareOpc = 774; isDot = 0; break;
3090   case Intrinsic::ppc_altivec_vcmpgtsh:   CompareOpc = 838; isDot = 0; break;
3091   case Intrinsic::ppc_altivec_vcmpgtsw:   CompareOpc = 902; isDot = 0; break;
3092   case Intrinsic::ppc_altivec_vcmpgtub:   CompareOpc = 518; isDot = 0; break;
3093   case Intrinsic::ppc_altivec_vcmpgtuh:   CompareOpc = 582; isDot = 0; break;
3094   case Intrinsic::ppc_altivec_vcmpgtuw:   CompareOpc = 646; isDot = 0; break;
3095   }
3096   return true;
3097 }
3098
3099 /// LowerINTRINSIC_WO_CHAIN - If this is an intrinsic that we want to custom
3100 /// lower, do it, otherwise return null.
3101 SDOperand PPCTargetLowering::LowerINTRINSIC_WO_CHAIN(SDOperand Op, 
3102                                                      SelectionDAG &DAG) {
3103   // If this is a lowered altivec predicate compare, CompareOpc is set to the
3104   // opcode number of the comparison.
3105   int CompareOpc;
3106   bool isDot;
3107   if (!getAltivecCompareInfo(Op, CompareOpc, isDot))
3108     return SDOperand();    // Don't custom lower most intrinsics.
3109   
3110   // If this is a non-dot comparison, make the VCMP node and we are done.
3111   if (!isDot) {
3112     SDOperand Tmp = DAG.getNode(PPCISD::VCMP, Op.getOperand(2).getValueType(),
3113                                 Op.getOperand(1), Op.getOperand(2),
3114                                 DAG.getConstant(CompareOpc, MVT::i32));
3115     return DAG.getNode(ISD::BIT_CONVERT, Op.getValueType(), Tmp);
3116   }
3117   
3118   // Create the PPCISD altivec 'dot' comparison node.
3119   SDOperand Ops[] = {
3120     Op.getOperand(2),  // LHS
3121     Op.getOperand(3),  // RHS
3122     DAG.getConstant(CompareOpc, MVT::i32)
3123   };
3124   std::vector<MVT::ValueType> VTs;
3125   VTs.push_back(Op.getOperand(2).getValueType());
3126   VTs.push_back(MVT::Flag);
3127   SDOperand CompNode = DAG.getNode(PPCISD::VCMPo, VTs, Ops, 3);
3128   
3129   // Now that we have the comparison, emit a copy from the CR to a GPR.
3130   // This is flagged to the above dot comparison.
3131   SDOperand Flags = DAG.getNode(PPCISD::MFCR, MVT::i32,
3132                                 DAG.getRegister(PPC::CR6, MVT::i32),
3133                                 CompNode.getValue(1)); 
3134   
3135   // Unpack the result based on how the target uses it.
3136   unsigned BitNo;   // Bit # of CR6.
3137   bool InvertBit;   // Invert result?
3138   switch (cast<ConstantSDNode>(Op.getOperand(1))->getValue()) {
3139   default:  // Can't happen, don't crash on invalid number though.
3140   case 0:   // Return the value of the EQ bit of CR6.
3141     BitNo = 0; InvertBit = false;
3142     break;
3143   case 1:   // Return the inverted value of the EQ bit of CR6.
3144     BitNo = 0; InvertBit = true;
3145     break;
3146   case 2:   // Return the value of the LT bit of CR6.
3147     BitNo = 2; InvertBit = false;
3148     break;
3149   case 3:   // Return the inverted value of the LT bit of CR6.
3150     BitNo = 2; InvertBit = true;
3151     break;
3152   }
3153   
3154   // Shift the bit into the low position.
3155   Flags = DAG.getNode(ISD::SRL, MVT::i32, Flags,
3156                       DAG.getConstant(8-(3-BitNo), MVT::i32));
3157   // Isolate the bit.
3158   Flags = DAG.getNode(ISD::AND, MVT::i32, Flags,
3159                       DAG.getConstant(1, MVT::i32));
3160   
3161   // If we are supposed to, toggle the bit.
3162   if (InvertBit)
3163     Flags = DAG.getNode(ISD::XOR, MVT::i32, Flags,
3164                         DAG.getConstant(1, MVT::i32));
3165   return Flags;
3166 }
3167
3168 SDOperand PPCTargetLowering::LowerSCALAR_TO_VECTOR(SDOperand Op, 
3169                                                    SelectionDAG &DAG) {
3170   // Create a stack slot that is 16-byte aligned.
3171   MachineFrameInfo *FrameInfo = DAG.getMachineFunction().getFrameInfo();
3172   int FrameIdx = FrameInfo->CreateStackObject(16, 16);
3173   MVT::ValueType PtrVT = DAG.getTargetLoweringInfo().getPointerTy();
3174   SDOperand FIdx = DAG.getFrameIndex(FrameIdx, PtrVT);
3175   
3176   // Store the input value into Value#0 of the stack slot.
3177   SDOperand Store = DAG.getStore(DAG.getEntryNode(),
3178                                  Op.getOperand(0), FIdx, NULL, 0);
3179   // Load it out.
3180   return DAG.getLoad(Op.getValueType(), Store, FIdx, NULL, 0);
3181 }
3182
3183 SDOperand PPCTargetLowering::LowerMUL(SDOperand Op, SelectionDAG &DAG) {
3184   if (Op.getValueType() == MVT::v4i32) {
3185     SDOperand LHS = Op.getOperand(0), RHS = Op.getOperand(1);
3186     
3187     SDOperand Zero  = BuildSplatI(  0, 1, MVT::v4i32, DAG);
3188     SDOperand Neg16 = BuildSplatI(-16, 4, MVT::v4i32, DAG); // +16 as shift amt.
3189     
3190     SDOperand RHSSwap =   // = vrlw RHS, 16
3191       BuildIntrinsicOp(Intrinsic::ppc_altivec_vrlw, RHS, Neg16, DAG);
3192     
3193     // Shrinkify inputs to v8i16.
3194     LHS = DAG.getNode(ISD::BIT_CONVERT, MVT::v8i16, LHS);
3195     RHS = DAG.getNode(ISD::BIT_CONVERT, MVT::v8i16, RHS);
3196     RHSSwap = DAG.getNode(ISD::BIT_CONVERT, MVT::v8i16, RHSSwap);
3197     
3198     // Low parts multiplied together, generating 32-bit results (we ignore the
3199     // top parts).
3200     SDOperand LoProd = BuildIntrinsicOp(Intrinsic::ppc_altivec_vmulouh,
3201                                         LHS, RHS, DAG, MVT::v4i32);
3202     
3203     SDOperand HiProd = BuildIntrinsicOp(Intrinsic::ppc_altivec_vmsumuhm,
3204                                         LHS, RHSSwap, Zero, DAG, MVT::v4i32);
3205     // Shift the high parts up 16 bits.
3206     HiProd = BuildIntrinsicOp(Intrinsic::ppc_altivec_vslw, HiProd, Neg16, DAG);
3207     return DAG.getNode(ISD::ADD, MVT::v4i32, LoProd, HiProd);
3208   } else if (Op.getValueType() == MVT::v8i16) {
3209     SDOperand LHS = Op.getOperand(0), RHS = Op.getOperand(1);
3210     
3211     SDOperand Zero = BuildSplatI(0, 1, MVT::v8i16, DAG);
3212
3213     return BuildIntrinsicOp(Intrinsic::ppc_altivec_vmladduhm,
3214                             LHS, RHS, Zero, DAG);
3215   } else if (Op.getValueType() == MVT::v16i8) {
3216     SDOperand LHS = Op.getOperand(0), RHS = Op.getOperand(1);
3217     
3218     // Multiply the even 8-bit parts, producing 16-bit sums.
3219     SDOperand EvenParts = BuildIntrinsicOp(Intrinsic::ppc_altivec_vmuleub,
3220                                            LHS, RHS, DAG, MVT::v8i16);
3221     EvenParts = DAG.getNode(ISD::BIT_CONVERT, MVT::v16i8, EvenParts);
3222     
3223     // Multiply the odd 8-bit parts, producing 16-bit sums.
3224     SDOperand OddParts = BuildIntrinsicOp(Intrinsic::ppc_altivec_vmuloub,
3225                                           LHS, RHS, DAG, MVT::v8i16);
3226     OddParts = DAG.getNode(ISD::BIT_CONVERT, MVT::v16i8, OddParts);
3227     
3228     // Merge the results together.
3229     SDOperand Ops[16];
3230     for (unsigned i = 0; i != 8; ++i) {
3231       Ops[i*2  ] = DAG.getConstant(2*i+1, MVT::i8);
3232       Ops[i*2+1] = DAG.getConstant(2*i+1+16, MVT::i8);
3233     }
3234     return DAG.getNode(ISD::VECTOR_SHUFFLE, MVT::v16i8, EvenParts, OddParts,
3235                        DAG.getNode(ISD::BUILD_VECTOR, MVT::v16i8, Ops, 16));
3236   } else {
3237     assert(0 && "Unknown mul to lower!");
3238     abort();
3239   }
3240 }
3241
3242 /// LowerOperation - Provide custom lowering hooks for some operations.
3243 ///
3244 SDOperand PPCTargetLowering::LowerOperation(SDOperand Op, SelectionDAG &DAG) {
3245   switch (Op.getOpcode()) {
3246   default: assert(0 && "Wasn't expecting to be able to lower this!"); 
3247   case ISD::ConstantPool:       return LowerConstantPool(Op, DAG);
3248   case ISD::GlobalAddress:      return LowerGlobalAddress(Op, DAG);
3249   case ISD::GlobalTLSAddress:   return LowerGlobalTLSAddress(Op, DAG);
3250   case ISD::JumpTable:          return LowerJumpTable(Op, DAG);
3251   case ISD::SETCC:              return LowerSETCC(Op, DAG);
3252   case ISD::VASTART:            
3253     return LowerVASTART(Op, DAG, VarArgsFrameIndex, VarArgsStackOffset,
3254                         VarArgsNumGPR, VarArgsNumFPR, PPCSubTarget);
3255   
3256   case ISD::VAARG:            
3257     return LowerVAARG(Op, DAG, VarArgsFrameIndex, VarArgsStackOffset,
3258                       VarArgsNumGPR, VarArgsNumFPR, PPCSubTarget);
3259
3260   case ISD::FORMAL_ARGUMENTS:
3261     return LowerFORMAL_ARGUMENTS(Op, DAG, VarArgsFrameIndex, 
3262                                  VarArgsStackOffset, VarArgsNumGPR,
3263                                  VarArgsNumFPR, PPCSubTarget);
3264
3265   case ISD::CALL:               return LowerCALL(Op, DAG, PPCSubTarget);
3266   case ISD::RET:                return LowerRET(Op, DAG, getTargetMachine());
3267   case ISD::STACKRESTORE:       return LowerSTACKRESTORE(Op, DAG, PPCSubTarget);
3268   case ISD::DYNAMIC_STACKALLOC:
3269     return LowerDYNAMIC_STACKALLOC(Op, DAG, PPCSubTarget);
3270     
3271   case ISD::SELECT_CC:          return LowerSELECT_CC(Op, DAG);
3272   case ISD::FP_TO_SINT:         return LowerFP_TO_SINT(Op, DAG);
3273   case ISD::SINT_TO_FP:         return LowerSINT_TO_FP(Op, DAG);
3274   case ISD::FP_ROUND_INREG:     return LowerFP_ROUND_INREG(Op, DAG);
3275   case ISD::FLT_ROUNDS_:        return LowerFLT_ROUNDS_(Op, DAG);
3276
3277   // Lower 64-bit shifts.
3278   case ISD::SHL_PARTS:          return LowerSHL_PARTS(Op, DAG);
3279   case ISD::SRL_PARTS:          return LowerSRL_PARTS(Op, DAG);
3280   case ISD::SRA_PARTS:          return LowerSRA_PARTS(Op, DAG);
3281
3282   // Vector-related lowering.
3283   case ISD::BUILD_VECTOR:       return LowerBUILD_VECTOR(Op, DAG);
3284   case ISD::VECTOR_SHUFFLE:     return LowerVECTOR_SHUFFLE(Op, DAG);
3285   case ISD::INTRINSIC_WO_CHAIN: return LowerINTRINSIC_WO_CHAIN(Op, DAG);
3286   case ISD::SCALAR_TO_VECTOR:   return LowerSCALAR_TO_VECTOR(Op, DAG);
3287   case ISD::MUL:                return LowerMUL(Op, DAG);
3288   
3289   // Frame & Return address.
3290   case ISD::RETURNADDR:         return LowerRETURNADDR(Op, DAG);
3291   case ISD::FRAMEADDR:          return LowerFRAMEADDR(Op, DAG);
3292   }
3293   return SDOperand();
3294 }
3295
3296 SDNode *PPCTargetLowering::ExpandOperationResult(SDNode *N, SelectionDAG &DAG) {
3297   switch (N->getOpcode()) {
3298   default: assert(0 && "Wasn't expecting to be able to lower this!");
3299   case ISD::FP_TO_SINT: return LowerFP_TO_SINT(SDOperand(N, 0), DAG).Val;
3300   }
3301 }
3302
3303
3304 //===----------------------------------------------------------------------===//
3305 //  Other Lowering Code
3306 //===----------------------------------------------------------------------===//
3307
3308 MachineBasicBlock *
3309 PPCTargetLowering::EmitInstrWithCustomInserter(MachineInstr *MI,
3310                                                MachineBasicBlock *BB) {
3311   const TargetInstrInfo *TII = getTargetMachine().getInstrInfo();
3312   assert((MI->getOpcode() == PPC::SELECT_CC_I4 ||
3313           MI->getOpcode() == PPC::SELECT_CC_I8 ||
3314           MI->getOpcode() == PPC::SELECT_CC_F4 ||
3315           MI->getOpcode() == PPC::SELECT_CC_F8 ||
3316           MI->getOpcode() == PPC::SELECT_CC_VRRC) &&
3317          "Unexpected instr type to insert");
3318   
3319   // To "insert" a SELECT_CC instruction, we actually have to insert the diamond
3320   // control-flow pattern.  The incoming instruction knows the destination vreg
3321   // to set, the condition code register to branch on, the true/false values to
3322   // select between, and a branch opcode to use.
3323   const BasicBlock *LLVM_BB = BB->getBasicBlock();
3324   ilist<MachineBasicBlock>::iterator It = BB;
3325   ++It;
3326   
3327   //  thisMBB:
3328   //  ...
3329   //   TrueVal = ...
3330   //   cmpTY ccX, r1, r2
3331   //   bCC copy1MBB
3332   //   fallthrough --> copy0MBB
3333   MachineBasicBlock *thisMBB = BB;
3334   MachineBasicBlock *copy0MBB = new MachineBasicBlock(LLVM_BB);
3335   MachineBasicBlock *sinkMBB = new MachineBasicBlock(LLVM_BB);
3336   unsigned SelectPred = MI->getOperand(4).getImm();
3337   BuildMI(BB, TII->get(PPC::BCC))
3338     .addImm(SelectPred).addReg(MI->getOperand(1).getReg()).addMBB(sinkMBB);
3339   MachineFunction *F = BB->getParent();
3340   F->getBasicBlockList().insert(It, copy0MBB);
3341   F->getBasicBlockList().insert(It, sinkMBB);
3342   // Update machine-CFG edges by first adding all successors of the current
3343   // block to the new block which will contain the Phi node for the select.
3344   for(MachineBasicBlock::succ_iterator i = BB->succ_begin(), 
3345       e = BB->succ_end(); i != e; ++i)
3346     sinkMBB->addSuccessor(*i);
3347   // Next, remove all successors of the current block, and add the true
3348   // and fallthrough blocks as its successors.
3349   while(!BB->succ_empty())
3350     BB->removeSuccessor(BB->succ_begin());
3351   BB->addSuccessor(copy0MBB);
3352   BB->addSuccessor(sinkMBB);
3353   
3354   //  copy0MBB:
3355   //   %FalseValue = ...
3356   //   # fallthrough to sinkMBB
3357   BB = copy0MBB;
3358   
3359   // Update machine-CFG edges
3360   BB->addSuccessor(sinkMBB);
3361   
3362   //  sinkMBB:
3363   //   %Result = phi [ %FalseValue, copy0MBB ], [ %TrueValue, thisMBB ]
3364   //  ...
3365   BB = sinkMBB;
3366   BuildMI(BB, TII->get(PPC::PHI), MI->getOperand(0).getReg())
3367     .addReg(MI->getOperand(3).getReg()).addMBB(copy0MBB)
3368     .addReg(MI->getOperand(2).getReg()).addMBB(thisMBB);
3369
3370   delete MI;   // The pseudo instruction is gone now.
3371   return BB;
3372 }
3373
3374 //===----------------------------------------------------------------------===//
3375 // Target Optimization Hooks
3376 //===----------------------------------------------------------------------===//
3377
3378 SDOperand PPCTargetLowering::PerformDAGCombine(SDNode *N, 
3379                                                DAGCombinerInfo &DCI) const {
3380   TargetMachine &TM = getTargetMachine();
3381   SelectionDAG &DAG = DCI.DAG;
3382   switch (N->getOpcode()) {
3383   default: break;
3384   case PPCISD::SHL:
3385     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(N->getOperand(0))) {
3386       if (C->getValue() == 0)   // 0 << V -> 0.
3387         return N->getOperand(0);
3388     }
3389     break;
3390   case PPCISD::SRL:
3391     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(N->getOperand(0))) {
3392       if (C->getValue() == 0)   // 0 >>u V -> 0.
3393         return N->getOperand(0);
3394     }
3395     break;
3396   case PPCISD::SRA:
3397     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(N->getOperand(0))) {
3398       if (C->getValue() == 0 ||   //  0 >>s V -> 0.
3399           C->isAllOnesValue())    // -1 >>s V -> -1.
3400         return N->getOperand(0);
3401     }
3402     break;
3403     
3404   case ISD::SINT_TO_FP:
3405     if (TM.getSubtarget<PPCSubtarget>().has64BitSupport()) {
3406       if (N->getOperand(0).getOpcode() == ISD::FP_TO_SINT) {
3407         // Turn (sint_to_fp (fp_to_sint X)) -> fctidz/fcfid without load/stores.
3408         // We allow the src/dst to be either f32/f64, but the intermediate
3409         // type must be i64.
3410         if (N->getOperand(0).getValueType() == MVT::i64 &&
3411             N->getOperand(0).getOperand(0).getValueType() != MVT::ppcf128) {
3412           SDOperand Val = N->getOperand(0).getOperand(0);
3413           if (Val.getValueType() == MVT::f32) {
3414             Val = DAG.getNode(ISD::FP_EXTEND, MVT::f64, Val);
3415             DCI.AddToWorklist(Val.Val);
3416           }
3417             
3418           Val = DAG.getNode(PPCISD::FCTIDZ, MVT::f64, Val);
3419           DCI.AddToWorklist(Val.Val);
3420           Val = DAG.getNode(PPCISD::FCFID, MVT::f64, Val);
3421           DCI.AddToWorklist(Val.Val);
3422           if (N->getValueType(0) == MVT::f32) {
3423             Val = DAG.getNode(ISD::FP_ROUND, MVT::f32, Val, 
3424                               DAG.getIntPtrConstant(0));
3425             DCI.AddToWorklist(Val.Val);
3426           }
3427           return Val;
3428         } else if (N->getOperand(0).getValueType() == MVT::i32) {
3429           // If the intermediate type is i32, we can avoid the load/store here
3430           // too.
3431         }
3432       }
3433     }
3434     break;
3435   case ISD::STORE:
3436     // Turn STORE (FP_TO_SINT F) -> STFIWX(FCTIWZ(F)).
3437     if (TM.getSubtarget<PPCSubtarget>().hasSTFIWX() &&
3438         !cast<StoreSDNode>(N)->isTruncatingStore() &&
3439         N->getOperand(1).getOpcode() == ISD::FP_TO_SINT &&
3440         N->getOperand(1).getValueType() == MVT::i32 &&
3441         N->getOperand(1).getOperand(0).getValueType() != MVT::ppcf128) {
3442       SDOperand Val = N->getOperand(1).getOperand(0);
3443       if (Val.getValueType() == MVT::f32) {
3444         Val = DAG.getNode(ISD::FP_EXTEND, MVT::f64, Val);
3445         DCI.AddToWorklist(Val.Val);
3446       }
3447       Val = DAG.getNode(PPCISD::FCTIWZ, MVT::f64, Val);
3448       DCI.AddToWorklist(Val.Val);
3449
3450       Val = DAG.getNode(PPCISD::STFIWX, MVT::Other, N->getOperand(0), Val,
3451                         N->getOperand(2), N->getOperand(3));
3452       DCI.AddToWorklist(Val.Val);
3453       return Val;
3454     }
3455     
3456     // Turn STORE (BSWAP) -> sthbrx/stwbrx.
3457     if (N->getOperand(1).getOpcode() == ISD::BSWAP &&
3458         N->getOperand(1).Val->hasOneUse() &&
3459         (N->getOperand(1).getValueType() == MVT::i32 ||
3460          N->getOperand(1).getValueType() == MVT::i16)) {
3461       SDOperand BSwapOp = N->getOperand(1).getOperand(0);
3462       // Do an any-extend to 32-bits if this is a half-word input.
3463       if (BSwapOp.getValueType() == MVT::i16)
3464         BSwapOp = DAG.getNode(ISD::ANY_EXTEND, MVT::i32, BSwapOp);
3465
3466       return DAG.getNode(PPCISD::STBRX, MVT::Other, N->getOperand(0), BSwapOp,
3467                          N->getOperand(2), N->getOperand(3),
3468                          DAG.getValueType(N->getOperand(1).getValueType()));
3469     }
3470     break;
3471   case ISD::BSWAP:
3472     // Turn BSWAP (LOAD) -> lhbrx/lwbrx.
3473     if (ISD::isNON_EXTLoad(N->getOperand(0).Val) &&
3474         N->getOperand(0).hasOneUse() &&
3475         (N->getValueType(0) == MVT::i32 || N->getValueType(0) == MVT::i16)) {
3476       SDOperand Load = N->getOperand(0);
3477       LoadSDNode *LD = cast<LoadSDNode>(Load);
3478       // Create the byte-swapping load.
3479       std::vector<MVT::ValueType> VTs;
3480       VTs.push_back(MVT::i32);
3481       VTs.push_back(MVT::Other);
3482       SDOperand MO = DAG.getMemOperand(LD->getMemOperand());
3483       SDOperand Ops[] = {
3484         LD->getChain(),    // Chain
3485         LD->getBasePtr(),  // Ptr
3486         MO,                // MemOperand
3487         DAG.getValueType(N->getValueType(0)) // VT
3488       };
3489       SDOperand BSLoad = DAG.getNode(PPCISD::LBRX, VTs, Ops, 4);
3490
3491       // If this is an i16 load, insert the truncate.  
3492       SDOperand ResVal = BSLoad;
3493       if (N->getValueType(0) == MVT::i16)
3494         ResVal = DAG.getNode(ISD::TRUNCATE, MVT::i16, BSLoad);
3495       
3496       // First, combine the bswap away.  This makes the value produced by the
3497       // load dead.
3498       DCI.CombineTo(N, ResVal);
3499
3500       // Next, combine the load away, we give it a bogus result value but a real
3501       // chain result.  The result value is dead because the bswap is dead.
3502       DCI.CombineTo(Load.Val, ResVal, BSLoad.getValue(1));
3503       
3504       // Return N so it doesn't get rechecked!
3505       return SDOperand(N, 0);
3506     }
3507     
3508     break;
3509   case PPCISD::VCMP: {
3510     // If a VCMPo node already exists with exactly the same operands as this
3511     // node, use its result instead of this node (VCMPo computes both a CR6 and
3512     // a normal output).
3513     //
3514     if (!N->getOperand(0).hasOneUse() &&
3515         !N->getOperand(1).hasOneUse() &&
3516         !N->getOperand(2).hasOneUse()) {
3517       
3518       // Scan all of the users of the LHS, looking for VCMPo's that match.
3519       SDNode *VCMPoNode = 0;
3520       
3521       SDNode *LHSN = N->getOperand(0).Val;
3522       for (SDNode::use_iterator UI = LHSN->use_begin(), E = LHSN->use_end();
3523            UI != E; ++UI)
3524         if ((*UI)->getOpcode() == PPCISD::VCMPo &&
3525             (*UI)->getOperand(1) == N->getOperand(1) &&
3526             (*UI)->getOperand(2) == N->getOperand(2) &&
3527             (*UI)->getOperand(0) == N->getOperand(0)) {
3528           VCMPoNode = *UI;
3529           break;
3530         }
3531       
3532       // If there is no VCMPo node, or if the flag value has a single use, don't
3533       // transform this.
3534       if (!VCMPoNode || VCMPoNode->hasNUsesOfValue(0, 1))
3535         break;
3536         
3537       // Look at the (necessarily single) use of the flag value.  If it has a 
3538       // chain, this transformation is more complex.  Note that multiple things
3539       // could use the value result, which we should ignore.
3540       SDNode *FlagUser = 0;
3541       for (SDNode::use_iterator UI = VCMPoNode->use_begin(); 
3542            FlagUser == 0; ++UI) {
3543         assert(UI != VCMPoNode->use_end() && "Didn't find user!");
3544         SDNode *User = *UI;
3545         for (unsigned i = 0, e = User->getNumOperands(); i != e; ++i) {
3546           if (User->getOperand(i) == SDOperand(VCMPoNode, 1)) {
3547             FlagUser = User;
3548             break;
3549           }
3550         }
3551       }
3552       
3553       // If the user is a MFCR instruction, we know this is safe.  Otherwise we
3554       // give up for right now.
3555       if (FlagUser->getOpcode() == PPCISD::MFCR)
3556         return SDOperand(VCMPoNode, 0);
3557     }
3558     break;
3559   }
3560   case ISD::BR_CC: {
3561     // If this is a branch on an altivec predicate comparison, lower this so
3562     // that we don't have to do a MFCR: instead, branch directly on CR6.  This
3563     // lowering is done pre-legalize, because the legalizer lowers the predicate
3564     // compare down to code that is difficult to reassemble.
3565     ISD::CondCode CC = cast<CondCodeSDNode>(N->getOperand(1))->get();
3566     SDOperand LHS = N->getOperand(2), RHS = N->getOperand(3);
3567     int CompareOpc;
3568     bool isDot;
3569     
3570     if (LHS.getOpcode() == ISD::INTRINSIC_WO_CHAIN &&
3571         isa<ConstantSDNode>(RHS) && (CC == ISD::SETEQ || CC == ISD::SETNE) &&
3572         getAltivecCompareInfo(LHS, CompareOpc, isDot)) {
3573       assert(isDot && "Can't compare against a vector result!");
3574       
3575       // If this is a comparison against something other than 0/1, then we know
3576       // that the condition is never/always true.
3577       unsigned Val = cast<ConstantSDNode>(RHS)->getValue();
3578       if (Val != 0 && Val != 1) {
3579         if (CC == ISD::SETEQ)      // Cond never true, remove branch.
3580           return N->getOperand(0);
3581         // Always !=, turn it into an unconditional branch.
3582         return DAG.getNode(ISD::BR, MVT::Other, 
3583                            N->getOperand(0), N->getOperand(4));
3584       }
3585     
3586       bool BranchOnWhenPredTrue = (CC == ISD::SETEQ) ^ (Val == 0);
3587       
3588       // Create the PPCISD altivec 'dot' comparison node.
3589       std::vector<MVT::ValueType> VTs;
3590       SDOperand Ops[] = {
3591         LHS.getOperand(2),  // LHS of compare
3592         LHS.getOperand(3),  // RHS of compare
3593         DAG.getConstant(CompareOpc, MVT::i32)
3594       };
3595       VTs.push_back(LHS.getOperand(2).getValueType());
3596       VTs.push_back(MVT::Flag);
3597       SDOperand CompNode = DAG.getNode(PPCISD::VCMPo, VTs, Ops, 3);
3598       
3599       // Unpack the result based on how the target uses it.
3600       PPC::Predicate CompOpc;
3601       switch (cast<ConstantSDNode>(LHS.getOperand(1))->getValue()) {
3602       default:  // Can't happen, don't crash on invalid number though.
3603       case 0:   // Branch on the value of the EQ bit of CR6.
3604         CompOpc = BranchOnWhenPredTrue ? PPC::PRED_EQ : PPC::PRED_NE;
3605         break;
3606       case 1:   // Branch on the inverted value of the EQ bit of CR6.
3607         CompOpc = BranchOnWhenPredTrue ? PPC::PRED_NE : PPC::PRED_EQ;
3608         break;
3609       case 2:   // Branch on the value of the LT bit of CR6.
3610         CompOpc = BranchOnWhenPredTrue ? PPC::PRED_LT : PPC::PRED_GE;
3611         break;
3612       case 3:   // Branch on the inverted value of the LT bit of CR6.
3613         CompOpc = BranchOnWhenPredTrue ? PPC::PRED_GE : PPC::PRED_LT;
3614         break;
3615       }
3616
3617       return DAG.getNode(PPCISD::COND_BRANCH, MVT::Other, N->getOperand(0),
3618                          DAG.getConstant(CompOpc, MVT::i32),
3619                          DAG.getRegister(PPC::CR6, MVT::i32),
3620                          N->getOperand(4), CompNode.getValue(1));
3621     }
3622     break;
3623   }
3624   }
3625   
3626   return SDOperand();
3627 }
3628
3629 //===----------------------------------------------------------------------===//
3630 // Inline Assembly Support
3631 //===----------------------------------------------------------------------===//
3632
3633 void PPCTargetLowering::computeMaskedBitsForTargetNode(const SDOperand Op,
3634                                                        const APInt &Mask,
3635                                                        APInt &KnownZero, 
3636                                                        APInt &KnownOne,
3637                                                        const SelectionDAG &DAG,
3638                                                        unsigned Depth) const {
3639   KnownZero = KnownOne = APInt(Mask.getBitWidth(), 0);
3640   switch (Op.getOpcode()) {
3641   default: break;
3642   case PPCISD::LBRX: {
3643     // lhbrx is known to have the top bits cleared out.
3644     if (cast<VTSDNode>(Op.getOperand(3))->getVT() == MVT::i16)
3645       KnownZero = 0xFFFF0000;
3646     break;
3647   }
3648   case ISD::INTRINSIC_WO_CHAIN: {
3649     switch (cast<ConstantSDNode>(Op.getOperand(0))->getValue()) {
3650     default: break;
3651     case Intrinsic::ppc_altivec_vcmpbfp_p:
3652     case Intrinsic::ppc_altivec_vcmpeqfp_p:
3653     case Intrinsic::ppc_altivec_vcmpequb_p:
3654     case Intrinsic::ppc_altivec_vcmpequh_p:
3655     case Intrinsic::ppc_altivec_vcmpequw_p:
3656     case Intrinsic::ppc_altivec_vcmpgefp_p:
3657     case Intrinsic::ppc_altivec_vcmpgtfp_p:
3658     case Intrinsic::ppc_altivec_vcmpgtsb_p:
3659     case Intrinsic::ppc_altivec_vcmpgtsh_p:
3660     case Intrinsic::ppc_altivec_vcmpgtsw_p:
3661     case Intrinsic::ppc_altivec_vcmpgtub_p:
3662     case Intrinsic::ppc_altivec_vcmpgtuh_p:
3663     case Intrinsic::ppc_altivec_vcmpgtuw_p:
3664       KnownZero = ~1U;  // All bits but the low one are known to be zero.
3665       break;
3666     }        
3667   }
3668   }
3669 }
3670
3671
3672 /// getConstraintType - Given a constraint, return the type of
3673 /// constraint it is for this target.
3674 PPCTargetLowering::ConstraintType 
3675 PPCTargetLowering::getConstraintType(const std::string &Constraint) const {
3676   if (Constraint.size() == 1) {
3677     switch (Constraint[0]) {
3678     default: break;
3679     case 'b':
3680     case 'r':
3681     case 'f':
3682     case 'v':
3683     case 'y':
3684       return C_RegisterClass;
3685     }
3686   }
3687   return TargetLowering::getConstraintType(Constraint);
3688 }
3689
3690 std::pair<unsigned, const TargetRegisterClass*> 
3691 PPCTargetLowering::getRegForInlineAsmConstraint(const std::string &Constraint,
3692                                                 MVT::ValueType VT) const {
3693   if (Constraint.size() == 1) {
3694     // GCC RS6000 Constraint Letters
3695     switch (Constraint[0]) {
3696     case 'b':   // R1-R31
3697     case 'r':   // R0-R31
3698       if (VT == MVT::i64 && PPCSubTarget.isPPC64())
3699         return std::make_pair(0U, PPC::G8RCRegisterClass);
3700       return std::make_pair(0U, PPC::GPRCRegisterClass);
3701     case 'f':
3702       if (VT == MVT::f32)
3703         return std::make_pair(0U, PPC::F4RCRegisterClass);
3704       else if (VT == MVT::f64)
3705         return std::make_pair(0U, PPC::F8RCRegisterClass);
3706       break;
3707     case 'v': 
3708       return std::make_pair(0U, PPC::VRRCRegisterClass);
3709     case 'y':   // crrc
3710       return std::make_pair(0U, PPC::CRRCRegisterClass);
3711     }
3712   }
3713   
3714   return TargetLowering::getRegForInlineAsmConstraint(Constraint, VT);
3715 }
3716
3717
3718 /// LowerAsmOperandForConstraint - Lower the specified operand into the Ops
3719 /// vector.  If it is invalid, don't add anything to Ops.
3720 void PPCTargetLowering::LowerAsmOperandForConstraint(SDOperand Op, char Letter,
3721                                                      std::vector<SDOperand>&Ops,
3722                                                      SelectionDAG &DAG) {
3723   SDOperand Result(0,0);
3724   switch (Letter) {
3725   default: break;
3726   case 'I':
3727   case 'J':
3728   case 'K':
3729   case 'L':
3730   case 'M':
3731   case 'N':
3732   case 'O':
3733   case 'P': {
3734     ConstantSDNode *CST = dyn_cast<ConstantSDNode>(Op);
3735     if (!CST) return; // Must be an immediate to match.
3736     unsigned Value = CST->getValue();
3737     switch (Letter) {
3738     default: assert(0 && "Unknown constraint letter!");
3739     case 'I':  // "I" is a signed 16-bit constant.
3740       if ((short)Value == (int)Value)
3741         Result = DAG.getTargetConstant(Value, Op.getValueType());
3742       break;
3743     case 'J':  // "J" is a constant with only the high-order 16 bits nonzero.
3744     case 'L':  // "L" is a signed 16-bit constant shifted left 16 bits.
3745       if ((short)Value == 0)
3746         Result = DAG.getTargetConstant(Value, Op.getValueType());
3747       break;
3748     case 'K':  // "K" is a constant with only the low-order 16 bits nonzero.
3749       if ((Value >> 16) == 0)
3750         Result = DAG.getTargetConstant(Value, Op.getValueType());
3751       break;
3752     case 'M':  // "M" is a constant that is greater than 31.
3753       if (Value > 31)
3754         Result = DAG.getTargetConstant(Value, Op.getValueType());
3755       break;
3756     case 'N':  // "N" is a positive constant that is an exact power of two.
3757       if ((int)Value > 0 && isPowerOf2_32(Value))
3758         Result = DAG.getTargetConstant(Value, Op.getValueType());
3759       break;
3760     case 'O':  // "O" is the constant zero. 
3761       if (Value == 0)
3762         Result = DAG.getTargetConstant(Value, Op.getValueType());
3763       break;
3764     case 'P':  // "P" is a constant whose negation is a signed 16-bit constant.
3765       if ((short)-Value == (int)-Value)
3766         Result = DAG.getTargetConstant(Value, Op.getValueType());
3767       break;
3768     }
3769     break;
3770   }
3771   }
3772   
3773   if (Result.Val) {
3774     Ops.push_back(Result);
3775     return;
3776   }
3777   
3778   // Handle standard constraint letters.
3779   TargetLowering::LowerAsmOperandForConstraint(Op, Letter, Ops, DAG);
3780 }
3781
3782 // isLegalAddressingMode - Return true if the addressing mode represented
3783 // by AM is legal for this target, for a load/store of the specified type.
3784 bool PPCTargetLowering::isLegalAddressingMode(const AddrMode &AM, 
3785                                               const Type *Ty) const {
3786   // FIXME: PPC does not allow r+i addressing modes for vectors!
3787   
3788   // PPC allows a sign-extended 16-bit immediate field.
3789   if (AM.BaseOffs <= -(1LL << 16) || AM.BaseOffs >= (1LL << 16)-1)
3790     return false;
3791   
3792   // No global is ever allowed as a base.
3793   if (AM.BaseGV)
3794     return false;
3795   
3796   // PPC only support r+r, 
3797   switch (AM.Scale) {
3798   case 0:  // "r+i" or just "i", depending on HasBaseReg.
3799     break;
3800   case 1:
3801     if (AM.HasBaseReg && AM.BaseOffs)  // "r+r+i" is not allowed.
3802       return false;
3803     // Otherwise we have r+r or r+i.
3804     break;
3805   case 2:
3806     if (AM.HasBaseReg || AM.BaseOffs)  // 2*r+r  or  2*r+i is not allowed.
3807       return false;
3808     // Allow 2*r as r+r.
3809     break;
3810   default:
3811     // No other scales are supported.
3812     return false;
3813   }
3814   
3815   return true;
3816 }
3817
3818 /// isLegalAddressImmediate - Return true if the integer value can be used
3819 /// as the offset of the target addressing mode for load / store of the
3820 /// given type.
3821 bool PPCTargetLowering::isLegalAddressImmediate(int64_t V,const Type *Ty) const{
3822   // PPC allows a sign-extended 16-bit immediate field.
3823   return (V > -(1 << 16) && V < (1 << 16)-1);
3824 }
3825
3826 bool PPCTargetLowering::isLegalAddressImmediate(llvm::GlobalValue* GV) const {
3827   return false; 
3828 }
3829
3830 SDOperand PPCTargetLowering::LowerRETURNADDR(SDOperand Op, SelectionDAG &DAG) {
3831   // Depths > 0 not supported yet! 
3832   if (cast<ConstantSDNode>(Op.getOperand(0))->getValue() > 0)
3833     return SDOperand();
3834
3835   MachineFunction &MF = DAG.getMachineFunction();
3836   PPCFunctionInfo *FuncInfo = MF.getInfo<PPCFunctionInfo>();
3837   int RAIdx = FuncInfo->getReturnAddrSaveIndex();
3838   if (RAIdx == 0) {
3839     bool isPPC64 = PPCSubTarget.isPPC64();
3840     int Offset = 
3841       PPCFrameInfo::getReturnSaveOffset(isPPC64, PPCSubTarget.isMachoABI());
3842
3843     // Set up a frame object for the return address.
3844     RAIdx = MF.getFrameInfo()->CreateFixedObject(isPPC64 ? 8 : 4, Offset);
3845     
3846     // Remember it for next time.
3847     FuncInfo->setReturnAddrSaveIndex(RAIdx);
3848     
3849     // Make sure the function really does not optimize away the store of the RA
3850     // to the stack.
3851     FuncInfo->setLRStoreRequired();
3852   }
3853   
3854   // Just load the return address off the stack.
3855   SDOperand RetAddrFI =  DAG.getFrameIndex(RAIdx, getPointerTy());
3856   return DAG.getLoad(getPointerTy(), DAG.getEntryNode(), RetAddrFI, NULL, 0);
3857 }
3858
3859 SDOperand PPCTargetLowering::LowerFRAMEADDR(SDOperand Op, SelectionDAG &DAG) {
3860   // Depths > 0 not supported yet! 
3861   if (cast<ConstantSDNode>(Op.getOperand(0))->getValue() > 0)
3862     return SDOperand();
3863   
3864   MVT::ValueType PtrVT = DAG.getTargetLoweringInfo().getPointerTy();
3865   bool isPPC64 = PtrVT == MVT::i64;
3866   
3867   MachineFunction &MF = DAG.getMachineFunction();
3868   MachineFrameInfo *MFI = MF.getFrameInfo();
3869   bool is31 = (NoFramePointerElim || MFI->hasVarSizedObjects()) 
3870                   && MFI->getStackSize();
3871
3872   if (isPPC64)
3873     return DAG.getCopyFromReg(DAG.getEntryNode(), is31 ? PPC::X31 : PPC::X1,
3874       MVT::i64);
3875   else
3876     return DAG.getCopyFromReg(DAG.getEntryNode(), is31 ? PPC::R31 : PPC::R1,
3877       MVT::i32);
3878 }