Add the private linkage.
[oota-llvm.git] / lib / Target / PowerPC / PPCISelLowering.cpp
1 //===-- PPCISelLowering.cpp - PPC DAG Lowering Implementation -------------===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 // This file implements the PPCISelLowering class.
11 //
12 //===----------------------------------------------------------------------===//
13
14 #include "PPCISelLowering.h"
15 #include "PPCMachineFunctionInfo.h"
16 #include "PPCPredicates.h"
17 #include "PPCTargetMachine.h"
18 #include "PPCPerfectShuffle.h"
19 #include "llvm/ADT/STLExtras.h"
20 #include "llvm/ADT/VectorExtras.h"
21 #include "llvm/CodeGen/CallingConvLower.h"
22 #include "llvm/CodeGen/MachineFrameInfo.h"
23 #include "llvm/CodeGen/MachineFunction.h"
24 #include "llvm/CodeGen/MachineInstrBuilder.h"
25 #include "llvm/CodeGen/MachineRegisterInfo.h"
26 #include "llvm/CodeGen/PseudoSourceValue.h"
27 #include "llvm/CodeGen/SelectionDAG.h"
28 #include "llvm/CallingConv.h"
29 #include "llvm/Constants.h"
30 #include "llvm/Function.h"
31 #include "llvm/Intrinsics.h"
32 #include "llvm/Support/MathExtras.h"
33 #include "llvm/Target/TargetOptions.h"
34 #include "llvm/Support/CommandLine.h"
35 using namespace llvm;
36
37 static cl::opt<bool> EnablePPCPreinc("enable-ppc-preinc", 
38 cl::desc("enable preincrement load/store generation on PPC (experimental)"),
39                                      cl::Hidden);
40
41 PPCTargetLowering::PPCTargetLowering(PPCTargetMachine &TM)
42   : TargetLowering(TM), PPCSubTarget(*TM.getSubtargetImpl()) {
43     
44   setPow2DivIsCheap();
45
46   // Use _setjmp/_longjmp instead of setjmp/longjmp.
47   setUseUnderscoreSetJmp(true);
48   setUseUnderscoreLongJmp(true);
49     
50   // Set up the register classes.
51   addRegisterClass(MVT::i32, PPC::GPRCRegisterClass);
52   addRegisterClass(MVT::f32, PPC::F4RCRegisterClass);
53   addRegisterClass(MVT::f64, PPC::F8RCRegisterClass);
54   
55   // PowerPC has an i16 but no i8 (or i1) SEXTLOAD
56   setLoadExtAction(ISD::SEXTLOAD, MVT::i1, Promote);
57   setLoadExtAction(ISD::SEXTLOAD, MVT::i8, Expand);
58
59   setTruncStoreAction(MVT::f64, MVT::f32, Expand);
60     
61   // PowerPC has pre-inc load and store's.
62   setIndexedLoadAction(ISD::PRE_INC, MVT::i1, Legal);
63   setIndexedLoadAction(ISD::PRE_INC, MVT::i8, Legal);
64   setIndexedLoadAction(ISD::PRE_INC, MVT::i16, Legal);
65   setIndexedLoadAction(ISD::PRE_INC, MVT::i32, Legal);
66   setIndexedLoadAction(ISD::PRE_INC, MVT::i64, Legal);
67   setIndexedStoreAction(ISD::PRE_INC, MVT::i1, Legal);
68   setIndexedStoreAction(ISD::PRE_INC, MVT::i8, Legal);
69   setIndexedStoreAction(ISD::PRE_INC, MVT::i16, Legal);
70   setIndexedStoreAction(ISD::PRE_INC, MVT::i32, Legal);
71   setIndexedStoreAction(ISD::PRE_INC, MVT::i64, Legal);
72
73   // Shortening conversions involving ppcf128 get expanded (2 regs -> 1 reg)
74   setConvertAction(MVT::ppcf128, MVT::f64, Expand);
75   setConvertAction(MVT::ppcf128, MVT::f32, Expand);
76   // This is used in the ppcf128->int sequence.  Note it has different semantics
77   // from FP_ROUND:  that rounds to nearest, this rounds to zero.
78   setOperationAction(ISD::FP_ROUND_INREG, MVT::ppcf128, Custom);
79
80   // PowerPC has no SREM/UREM instructions
81   setOperationAction(ISD::SREM, MVT::i32, Expand);
82   setOperationAction(ISD::UREM, MVT::i32, Expand);
83   setOperationAction(ISD::SREM, MVT::i64, Expand);
84   setOperationAction(ISD::UREM, MVT::i64, Expand);
85
86   // Don't use SMUL_LOHI/UMUL_LOHI or SDIVREM/UDIVREM to lower SREM/UREM.
87   setOperationAction(ISD::UMUL_LOHI, MVT::i32, Expand);
88   setOperationAction(ISD::SMUL_LOHI, MVT::i32, Expand);
89   setOperationAction(ISD::UMUL_LOHI, MVT::i64, Expand);
90   setOperationAction(ISD::SMUL_LOHI, MVT::i64, Expand);
91   setOperationAction(ISD::UDIVREM, MVT::i32, Expand);
92   setOperationAction(ISD::SDIVREM, MVT::i32, Expand);
93   setOperationAction(ISD::UDIVREM, MVT::i64, Expand);
94   setOperationAction(ISD::SDIVREM, MVT::i64, Expand);
95   
96   // We don't support sin/cos/sqrt/fmod/pow
97   setOperationAction(ISD::FSIN , MVT::f64, Expand);
98   setOperationAction(ISD::FCOS , MVT::f64, Expand);
99   setOperationAction(ISD::FREM , MVT::f64, Expand);
100   setOperationAction(ISD::FPOW , MVT::f64, Expand);
101   setOperationAction(ISD::FSIN , MVT::f32, Expand);
102   setOperationAction(ISD::FCOS , MVT::f32, Expand);
103   setOperationAction(ISD::FREM , MVT::f32, Expand);
104   setOperationAction(ISD::FPOW , MVT::f32, Expand);
105
106   setOperationAction(ISD::FLT_ROUNDS_, MVT::i32, Custom);
107   
108   // If we're enabling GP optimizations, use hardware square root
109   if (!TM.getSubtarget<PPCSubtarget>().hasFSQRT()) {
110     setOperationAction(ISD::FSQRT, MVT::f64, Expand);
111     setOperationAction(ISD::FSQRT, MVT::f32, Expand);
112   }
113   
114   setOperationAction(ISD::FCOPYSIGN, MVT::f64, Expand);
115   setOperationAction(ISD::FCOPYSIGN, MVT::f32, Expand);
116   
117   // PowerPC does not have BSWAP, CTPOP or CTTZ
118   setOperationAction(ISD::BSWAP, MVT::i32  , Expand);
119   setOperationAction(ISD::CTPOP, MVT::i32  , Expand);
120   setOperationAction(ISD::CTTZ , MVT::i32  , Expand);
121   setOperationAction(ISD::BSWAP, MVT::i64  , Expand);
122   setOperationAction(ISD::CTPOP, MVT::i64  , Expand);
123   setOperationAction(ISD::CTTZ , MVT::i64  , Expand);
124   
125   // PowerPC does not have ROTR
126   setOperationAction(ISD::ROTR, MVT::i32   , Expand);
127   setOperationAction(ISD::ROTR, MVT::i64   , Expand);
128   
129   // PowerPC does not have Select
130   setOperationAction(ISD::SELECT, MVT::i32, Expand);
131   setOperationAction(ISD::SELECT, MVT::i64, Expand);
132   setOperationAction(ISD::SELECT, MVT::f32, Expand);
133   setOperationAction(ISD::SELECT, MVT::f64, Expand);
134   
135   // PowerPC wants to turn select_cc of FP into fsel when possible.
136   setOperationAction(ISD::SELECT_CC, MVT::f32, Custom);
137   setOperationAction(ISD::SELECT_CC, MVT::f64, Custom);
138
139   // PowerPC wants to optimize integer setcc a bit
140   setOperationAction(ISD::SETCC, MVT::i32, Custom);
141   
142   // PowerPC does not have BRCOND which requires SetCC
143   setOperationAction(ISD::BRCOND, MVT::Other, Expand);
144
145   setOperationAction(ISD::BR_JT,  MVT::Other, Expand);
146   
147   // PowerPC turns FP_TO_SINT into FCTIWZ and some load/stores.
148   setOperationAction(ISD::FP_TO_SINT, MVT::i32, Custom);
149
150   // PowerPC does not have [U|S]INT_TO_FP
151   setOperationAction(ISD::SINT_TO_FP, MVT::i32, Expand);
152   setOperationAction(ISD::UINT_TO_FP, MVT::i32, Expand);
153
154   setOperationAction(ISD::BIT_CONVERT, MVT::f32, Expand);
155   setOperationAction(ISD::BIT_CONVERT, MVT::i32, Expand);
156   setOperationAction(ISD::BIT_CONVERT, MVT::i64, Expand);
157   setOperationAction(ISD::BIT_CONVERT, MVT::f64, Expand);
158
159   // We cannot sextinreg(i1).  Expand to shifts.
160   setOperationAction(ISD::SIGN_EXTEND_INREG, MVT::i1, Expand);
161
162   // Support label based line numbers.
163   setOperationAction(ISD::DBG_STOPPOINT, MVT::Other, Expand);
164   setOperationAction(ISD::DEBUG_LOC, MVT::Other, Expand);
165   
166   setOperationAction(ISD::EXCEPTIONADDR, MVT::i64, Expand);
167   setOperationAction(ISD::EHSELECTION,   MVT::i64, Expand);
168   setOperationAction(ISD::EXCEPTIONADDR, MVT::i32, Expand);
169   setOperationAction(ISD::EHSELECTION,   MVT::i32, Expand);
170   
171   
172   // We want to legalize GlobalAddress and ConstantPool nodes into the 
173   // appropriate instructions to materialize the address.
174   setOperationAction(ISD::GlobalAddress, MVT::i32, Custom);
175   setOperationAction(ISD::GlobalTLSAddress, MVT::i32, Custom);
176   setOperationAction(ISD::ConstantPool,  MVT::i32, Custom);
177   setOperationAction(ISD::JumpTable,     MVT::i32, Custom);
178   setOperationAction(ISD::GlobalAddress, MVT::i64, Custom);
179   setOperationAction(ISD::GlobalTLSAddress, MVT::i64, Custom);
180   setOperationAction(ISD::ConstantPool,  MVT::i64, Custom);
181   setOperationAction(ISD::JumpTable,     MVT::i64, Custom);
182   
183   // RET must be custom lowered, to meet ABI requirements.
184   setOperationAction(ISD::RET               , MVT::Other, Custom);
185
186   // TRAP is legal.
187   setOperationAction(ISD::TRAP, MVT::Other, Legal);
188
189   // TRAMPOLINE is custom lowered.
190   setOperationAction(ISD::TRAMPOLINE, MVT::Other, Custom);
191
192   // VASTART needs to be custom lowered to use the VarArgsFrameIndex
193   setOperationAction(ISD::VASTART           , MVT::Other, Custom);
194   
195   // VAARG is custom lowered with ELF 32 ABI
196   if (TM.getSubtarget<PPCSubtarget>().isELF32_ABI())
197     setOperationAction(ISD::VAARG, MVT::Other, Custom);
198   else
199     setOperationAction(ISD::VAARG, MVT::Other, Expand);
200   
201   // Use the default implementation.
202   setOperationAction(ISD::VACOPY            , MVT::Other, Expand);
203   setOperationAction(ISD::VAEND             , MVT::Other, Expand);
204   setOperationAction(ISD::STACKSAVE         , MVT::Other, Expand); 
205   setOperationAction(ISD::STACKRESTORE      , MVT::Other, Custom);
206   setOperationAction(ISD::DYNAMIC_STACKALLOC, MVT::i32  , Custom);
207   setOperationAction(ISD::DYNAMIC_STACKALLOC, MVT::i64  , Custom);
208
209   // We want to custom lower some of our intrinsics.
210   setOperationAction(ISD::INTRINSIC_WO_CHAIN, MVT::Other, Custom);
211   
212   // Comparisons that require checking two conditions.
213   setCondCodeAction(ISD::SETULT, MVT::f32, Expand);
214   setCondCodeAction(ISD::SETULT, MVT::f64, Expand);
215   setCondCodeAction(ISD::SETUGT, MVT::f32, Expand);
216   setCondCodeAction(ISD::SETUGT, MVT::f64, Expand);
217   setCondCodeAction(ISD::SETUEQ, MVT::f32, Expand);
218   setCondCodeAction(ISD::SETUEQ, MVT::f64, Expand);
219   setCondCodeAction(ISD::SETOGE, MVT::f32, Expand);
220   setCondCodeAction(ISD::SETOGE, MVT::f64, Expand);
221   setCondCodeAction(ISD::SETOLE, MVT::f32, Expand);
222   setCondCodeAction(ISD::SETOLE, MVT::f64, Expand);
223   setCondCodeAction(ISD::SETONE, MVT::f32, Expand);
224   setCondCodeAction(ISD::SETONE, MVT::f64, Expand);
225     
226   if (TM.getSubtarget<PPCSubtarget>().has64BitSupport()) {
227     // They also have instructions for converting between i64 and fp.
228     setOperationAction(ISD::FP_TO_SINT, MVT::i64, Custom);
229     setOperationAction(ISD::FP_TO_UINT, MVT::i64, Expand);
230     setOperationAction(ISD::SINT_TO_FP, MVT::i64, Custom);
231     setOperationAction(ISD::UINT_TO_FP, MVT::i64, Expand);
232     setOperationAction(ISD::FP_TO_UINT, MVT::i32, Expand);
233  
234     // FIXME: disable this lowered code.  This generates 64-bit register values,
235     // and we don't model the fact that the top part is clobbered by calls.  We
236     // need to flag these together so that the value isn't live across a call.
237     //setOperationAction(ISD::SINT_TO_FP, MVT::i32, Custom);
238     
239     // To take advantage of the above i64 FP_TO_SINT, promote i32 FP_TO_UINT
240     setOperationAction(ISD::FP_TO_UINT, MVT::i32, Promote);
241   } else {
242     // PowerPC does not have FP_TO_UINT on 32-bit implementations.
243     setOperationAction(ISD::FP_TO_UINT, MVT::i32, Expand);
244   }
245
246   if (TM.getSubtarget<PPCSubtarget>().use64BitRegs()) {
247     // 64-bit PowerPC implementations can support i64 types directly
248     addRegisterClass(MVT::i64, PPC::G8RCRegisterClass);
249     // BUILD_PAIR can't be handled natively, and should be expanded to shl/or
250     setOperationAction(ISD::BUILD_PAIR, MVT::i64, Expand);
251     // 64-bit PowerPC wants to expand i128 shifts itself.
252     setOperationAction(ISD::SHL_PARTS, MVT::i64, Custom);
253     setOperationAction(ISD::SRA_PARTS, MVT::i64, Custom);
254     setOperationAction(ISD::SRL_PARTS, MVT::i64, Custom);
255   } else {
256     // 32-bit PowerPC wants to expand i64 shifts itself.
257     setOperationAction(ISD::SHL_PARTS, MVT::i32, Custom);
258     setOperationAction(ISD::SRA_PARTS, MVT::i32, Custom);
259     setOperationAction(ISD::SRL_PARTS, MVT::i32, Custom);
260   }
261
262   if (TM.getSubtarget<PPCSubtarget>().hasAltivec()) {
263     // First set operation action for all vector types to expand. Then we
264     // will selectively turn on ones that can be effectively codegen'd.
265     for (unsigned i = (unsigned)MVT::FIRST_VECTOR_VALUETYPE;
266          i <= (unsigned)MVT::LAST_VECTOR_VALUETYPE; ++i) {
267       MVT VT = (MVT::SimpleValueType)i;
268
269       // add/sub are legal for all supported vector VT's.
270       setOperationAction(ISD::ADD , VT, Legal);
271       setOperationAction(ISD::SUB , VT, Legal);
272       
273       // We promote all shuffles to v16i8.
274       setOperationAction(ISD::VECTOR_SHUFFLE, VT, Promote);
275       AddPromotedToType (ISD::VECTOR_SHUFFLE, VT, MVT::v16i8);
276
277       // We promote all non-typed operations to v4i32.
278       setOperationAction(ISD::AND   , VT, Promote);
279       AddPromotedToType (ISD::AND   , VT, MVT::v4i32);
280       setOperationAction(ISD::OR    , VT, Promote);
281       AddPromotedToType (ISD::OR    , VT, MVT::v4i32);
282       setOperationAction(ISD::XOR   , VT, Promote);
283       AddPromotedToType (ISD::XOR   , VT, MVT::v4i32);
284       setOperationAction(ISD::LOAD  , VT, Promote);
285       AddPromotedToType (ISD::LOAD  , VT, MVT::v4i32);
286       setOperationAction(ISD::SELECT, VT, Promote);
287       AddPromotedToType (ISD::SELECT, VT, MVT::v4i32);
288       setOperationAction(ISD::STORE, VT, Promote);
289       AddPromotedToType (ISD::STORE, VT, MVT::v4i32);
290       
291       // No other operations are legal.
292       setOperationAction(ISD::MUL , VT, Expand);
293       setOperationAction(ISD::SDIV, VT, Expand);
294       setOperationAction(ISD::SREM, VT, Expand);
295       setOperationAction(ISD::UDIV, VT, Expand);
296       setOperationAction(ISD::UREM, VT, Expand);
297       setOperationAction(ISD::FDIV, VT, Expand);
298       setOperationAction(ISD::FNEG, VT, Expand);
299       setOperationAction(ISD::EXTRACT_VECTOR_ELT, VT, Expand);
300       setOperationAction(ISD::INSERT_VECTOR_ELT, VT, Expand);
301       setOperationAction(ISD::BUILD_VECTOR, VT, Expand);
302       setOperationAction(ISD::UMUL_LOHI, VT, Expand);
303       setOperationAction(ISD::SMUL_LOHI, VT, Expand);
304       setOperationAction(ISD::UDIVREM, VT, Expand);
305       setOperationAction(ISD::SDIVREM, VT, Expand);
306       setOperationAction(ISD::SCALAR_TO_VECTOR, VT, Expand);
307       setOperationAction(ISD::FPOW, VT, Expand);
308       setOperationAction(ISD::CTPOP, VT, Expand);
309       setOperationAction(ISD::CTLZ, VT, Expand);
310       setOperationAction(ISD::CTTZ, VT, Expand);
311     }
312
313     // We can custom expand all VECTOR_SHUFFLEs to VPERM, others we can handle
314     // with merges, splats, etc.
315     setOperationAction(ISD::VECTOR_SHUFFLE, MVT::v16i8, Custom);
316
317     setOperationAction(ISD::AND   , MVT::v4i32, Legal);
318     setOperationAction(ISD::OR    , MVT::v4i32, Legal);
319     setOperationAction(ISD::XOR   , MVT::v4i32, Legal);
320     setOperationAction(ISD::LOAD  , MVT::v4i32, Legal);
321     setOperationAction(ISD::SELECT, MVT::v4i32, Expand);
322     setOperationAction(ISD::STORE , MVT::v4i32, Legal);
323     
324     addRegisterClass(MVT::v4f32, PPC::VRRCRegisterClass);
325     addRegisterClass(MVT::v4i32, PPC::VRRCRegisterClass);
326     addRegisterClass(MVT::v8i16, PPC::VRRCRegisterClass);
327     addRegisterClass(MVT::v16i8, PPC::VRRCRegisterClass);
328     
329     setOperationAction(ISD::MUL, MVT::v4f32, Legal);
330     setOperationAction(ISD::MUL, MVT::v4i32, Custom);
331     setOperationAction(ISD::MUL, MVT::v8i16, Custom);
332     setOperationAction(ISD::MUL, MVT::v16i8, Custom);
333
334     setOperationAction(ISD::SCALAR_TO_VECTOR, MVT::v4f32, Custom);
335     setOperationAction(ISD::SCALAR_TO_VECTOR, MVT::v4i32, Custom);
336     
337     setOperationAction(ISD::BUILD_VECTOR, MVT::v16i8, Custom);
338     setOperationAction(ISD::BUILD_VECTOR, MVT::v8i16, Custom);
339     setOperationAction(ISD::BUILD_VECTOR, MVT::v4i32, Custom);
340     setOperationAction(ISD::BUILD_VECTOR, MVT::v4f32, Custom);
341   }
342   
343   setShiftAmountType(MVT::i32);
344   setBooleanContents(ZeroOrOneBooleanContent);
345   
346   if (TM.getSubtarget<PPCSubtarget>().isPPC64()) {
347     setStackPointerRegisterToSaveRestore(PPC::X1);
348     setExceptionPointerRegister(PPC::X3);
349     setExceptionSelectorRegister(PPC::X4);
350   } else {
351     setStackPointerRegisterToSaveRestore(PPC::R1);
352     setExceptionPointerRegister(PPC::R3);
353     setExceptionSelectorRegister(PPC::R4);
354   }
355   
356   // We have target-specific dag combine patterns for the following nodes:
357   setTargetDAGCombine(ISD::SINT_TO_FP);
358   setTargetDAGCombine(ISD::STORE);
359   setTargetDAGCombine(ISD::BR_CC);
360   setTargetDAGCombine(ISD::BSWAP);
361   
362   // Darwin long double math library functions have $LDBL128 appended.
363   if (TM.getSubtarget<PPCSubtarget>().isDarwin()) {
364     setLibcallName(RTLIB::COS_PPCF128, "cosl$LDBL128");
365     setLibcallName(RTLIB::POW_PPCF128, "powl$LDBL128");
366     setLibcallName(RTLIB::REM_PPCF128, "fmodl$LDBL128");
367     setLibcallName(RTLIB::SIN_PPCF128, "sinl$LDBL128");
368     setLibcallName(RTLIB::SQRT_PPCF128, "sqrtl$LDBL128");
369     setLibcallName(RTLIB::LOG_PPCF128, "logl$LDBL128");
370     setLibcallName(RTLIB::LOG2_PPCF128, "log2l$LDBL128");
371     setLibcallName(RTLIB::LOG10_PPCF128, "log10l$LDBL128");
372     setLibcallName(RTLIB::EXP_PPCF128, "expl$LDBL128");
373     setLibcallName(RTLIB::EXP2_PPCF128, "exp2l$LDBL128");
374   }
375
376   computeRegisterProperties();
377 }
378
379 /// getByValTypeAlignment - Return the desired alignment for ByVal aggregate
380 /// function arguments in the caller parameter area.
381 unsigned PPCTargetLowering::getByValTypeAlignment(const Type *Ty) const {
382   TargetMachine &TM = getTargetMachine();
383   // Darwin passes everything on 4 byte boundary.
384   if (TM.getSubtarget<PPCSubtarget>().isDarwin())
385     return 4;
386   // FIXME Elf TBD
387   return 4;
388 }
389
390 const char *PPCTargetLowering::getTargetNodeName(unsigned Opcode) const {
391   switch (Opcode) {
392   default: return 0;
393   case PPCISD::FSEL:            return "PPCISD::FSEL";
394   case PPCISD::FCFID:           return "PPCISD::FCFID";
395   case PPCISD::FCTIDZ:          return "PPCISD::FCTIDZ";
396   case PPCISD::FCTIWZ:          return "PPCISD::FCTIWZ";
397   case PPCISD::STFIWX:          return "PPCISD::STFIWX";
398   case PPCISD::VMADDFP:         return "PPCISD::VMADDFP";
399   case PPCISD::VNMSUBFP:        return "PPCISD::VNMSUBFP";
400   case PPCISD::VPERM:           return "PPCISD::VPERM";
401   case PPCISD::Hi:              return "PPCISD::Hi";
402   case PPCISD::Lo:              return "PPCISD::Lo";
403   case PPCISD::DYNALLOC:        return "PPCISD::DYNALLOC";
404   case PPCISD::GlobalBaseReg:   return "PPCISD::GlobalBaseReg";
405   case PPCISD::SRL:             return "PPCISD::SRL";
406   case PPCISD::SRA:             return "PPCISD::SRA";
407   case PPCISD::SHL:             return "PPCISD::SHL";
408   case PPCISD::EXTSW_32:        return "PPCISD::EXTSW_32";
409   case PPCISD::STD_32:          return "PPCISD::STD_32";
410   case PPCISD::CALL_ELF:        return "PPCISD::CALL_ELF";
411   case PPCISD::CALL_Macho:      return "PPCISD::CALL_Macho";
412   case PPCISD::MTCTR:           return "PPCISD::MTCTR";
413   case PPCISD::BCTRL_Macho:     return "PPCISD::BCTRL_Macho";
414   case PPCISD::BCTRL_ELF:       return "PPCISD::BCTRL_ELF";
415   case PPCISD::RET_FLAG:        return "PPCISD::RET_FLAG";
416   case PPCISD::MFCR:            return "PPCISD::MFCR";
417   case PPCISD::VCMP:            return "PPCISD::VCMP";
418   case PPCISD::VCMPo:           return "PPCISD::VCMPo";
419   case PPCISD::LBRX:            return "PPCISD::LBRX";
420   case PPCISD::STBRX:           return "PPCISD::STBRX";
421   case PPCISD::LARX:            return "PPCISD::LARX";
422   case PPCISD::STCX:            return "PPCISD::STCX";
423   case PPCISD::COND_BRANCH:     return "PPCISD::COND_BRANCH";
424   case PPCISD::MFFS:            return "PPCISD::MFFS";
425   case PPCISD::MTFSB0:          return "PPCISD::MTFSB0";
426   case PPCISD::MTFSB1:          return "PPCISD::MTFSB1";
427   case PPCISD::FADDRTZ:         return "PPCISD::FADDRTZ";
428   case PPCISD::MTFSF:           return "PPCISD::MTFSF";
429   case PPCISD::TAILCALL:        return "PPCISD::TAILCALL";
430   case PPCISD::TC_RETURN:       return "PPCISD::TC_RETURN";
431   }
432 }
433
434
435 MVT PPCTargetLowering::getSetCCResultType(MVT VT) const {
436   return MVT::i32;
437 }
438
439
440 //===----------------------------------------------------------------------===//
441 // Node matching predicates, for use by the tblgen matching code.
442 //===----------------------------------------------------------------------===//
443
444 /// isFloatingPointZero - Return true if this is 0.0 or -0.0.
445 static bool isFloatingPointZero(SDValue Op) {
446   if (ConstantFPSDNode *CFP = dyn_cast<ConstantFPSDNode>(Op))
447     return CFP->getValueAPF().isZero();
448   else if (ISD::isEXTLoad(Op.getNode()) || ISD::isNON_EXTLoad(Op.getNode())) {
449     // Maybe this has already been legalized into the constant pool?
450     if (ConstantPoolSDNode *CP = dyn_cast<ConstantPoolSDNode>(Op.getOperand(1)))
451       if (ConstantFP *CFP = dyn_cast<ConstantFP>(CP->getConstVal()))
452         return CFP->getValueAPF().isZero();
453   }
454   return false;
455 }
456
457 /// isConstantOrUndef - Op is either an undef node or a ConstantSDNode.  Return
458 /// true if Op is undef or if it matches the specified value.
459 static bool isConstantOrUndef(SDValue Op, unsigned Val) {
460   return Op.getOpcode() == ISD::UNDEF || 
461          cast<ConstantSDNode>(Op)->getZExtValue() == Val;
462 }
463
464 /// isVPKUHUMShuffleMask - Return true if this is the shuffle mask for a
465 /// VPKUHUM instruction.
466 bool PPC::isVPKUHUMShuffleMask(SDNode *N, bool isUnary) {
467   if (!isUnary) {
468     for (unsigned i = 0; i != 16; ++i)
469       if (!isConstantOrUndef(N->getOperand(i),  i*2+1))
470         return false;
471   } else {
472     for (unsigned i = 0; i != 8; ++i)
473       if (!isConstantOrUndef(N->getOperand(i),  i*2+1) ||
474           !isConstantOrUndef(N->getOperand(i+8),  i*2+1))
475         return false;
476   }
477   return true;
478 }
479
480 /// isVPKUWUMShuffleMask - Return true if this is the shuffle mask for a
481 /// VPKUWUM instruction.
482 bool PPC::isVPKUWUMShuffleMask(SDNode *N, bool isUnary) {
483   if (!isUnary) {
484     for (unsigned i = 0; i != 16; i += 2)
485       if (!isConstantOrUndef(N->getOperand(i  ),  i*2+2) ||
486           !isConstantOrUndef(N->getOperand(i+1),  i*2+3))
487         return false;
488   } else {
489     for (unsigned i = 0; i != 8; i += 2)
490       if (!isConstantOrUndef(N->getOperand(i  ),  i*2+2) ||
491           !isConstantOrUndef(N->getOperand(i+1),  i*2+3) ||
492           !isConstantOrUndef(N->getOperand(i+8),  i*2+2) ||
493           !isConstantOrUndef(N->getOperand(i+9),  i*2+3))
494         return false;
495   }
496   return true;
497 }
498
499 /// isVMerge - Common function, used to match vmrg* shuffles.
500 ///
501 static bool isVMerge(SDNode *N, unsigned UnitSize, 
502                      unsigned LHSStart, unsigned RHSStart) {
503   assert(N->getOpcode() == ISD::BUILD_VECTOR &&
504          N->getNumOperands() == 16 && "PPC only supports shuffles by bytes!");
505   assert((UnitSize == 1 || UnitSize == 2 || UnitSize == 4) &&
506          "Unsupported merge size!");
507   
508   for (unsigned i = 0; i != 8/UnitSize; ++i)     // Step over units
509     for (unsigned j = 0; j != UnitSize; ++j) {   // Step over bytes within unit
510       if (!isConstantOrUndef(N->getOperand(i*UnitSize*2+j),
511                              LHSStart+j+i*UnitSize) ||
512           !isConstantOrUndef(N->getOperand(i*UnitSize*2+UnitSize+j),
513                              RHSStart+j+i*UnitSize))
514         return false;
515     }
516       return true;
517 }
518
519 /// isVMRGLShuffleMask - Return true if this is a shuffle mask suitable for
520 /// a VRGL* instruction with the specified unit size (1,2 or 4 bytes).
521 bool PPC::isVMRGLShuffleMask(SDNode *N, unsigned UnitSize, bool isUnary) {
522   if (!isUnary)
523     return isVMerge(N, UnitSize, 8, 24);
524   return isVMerge(N, UnitSize, 8, 8);
525 }
526
527 /// isVMRGHShuffleMask - Return true if this is a shuffle mask suitable for
528 /// a VRGH* instruction with the specified unit size (1,2 or 4 bytes).
529 bool PPC::isVMRGHShuffleMask(SDNode *N, unsigned UnitSize, bool isUnary) {
530   if (!isUnary)
531     return isVMerge(N, UnitSize, 0, 16);
532   return isVMerge(N, UnitSize, 0, 0);
533 }
534
535
536 /// isVSLDOIShuffleMask - If this is a vsldoi shuffle mask, return the shift
537 /// amount, otherwise return -1.
538 int PPC::isVSLDOIShuffleMask(SDNode *N, bool isUnary) {
539   assert(N->getOpcode() == ISD::BUILD_VECTOR &&
540          N->getNumOperands() == 16 && "PPC only supports shuffles by bytes!");
541   // Find the first non-undef value in the shuffle mask.
542   unsigned i;
543   for (i = 0; i != 16 && N->getOperand(i).getOpcode() == ISD::UNDEF; ++i)
544     /*search*/;
545   
546   if (i == 16) return -1;  // all undef.
547   
548   // Otherwise, check to see if the rest of the elements are consequtively
549   // numbered from this value.
550   unsigned ShiftAmt = cast<ConstantSDNode>(N->getOperand(i))->getZExtValue();
551   if (ShiftAmt < i) return -1;
552   ShiftAmt -= i;
553
554   if (!isUnary) {
555     // Check the rest of the elements to see if they are consequtive.
556     for (++i; i != 16; ++i)
557       if (!isConstantOrUndef(N->getOperand(i), ShiftAmt+i))
558         return -1;
559   } else {
560     // Check the rest of the elements to see if they are consequtive.
561     for (++i; i != 16; ++i)
562       if (!isConstantOrUndef(N->getOperand(i), (ShiftAmt+i) & 15))
563         return -1;
564   }
565   
566   return ShiftAmt;
567 }
568
569 /// isSplatShuffleMask - Return true if the specified VECTOR_SHUFFLE operand
570 /// specifies a splat of a single element that is suitable for input to
571 /// VSPLTB/VSPLTH/VSPLTW.
572 bool PPC::isSplatShuffleMask(SDNode *N, unsigned EltSize) {
573   assert(N->getOpcode() == ISD::BUILD_VECTOR &&
574          N->getNumOperands() == 16 &&
575          (EltSize == 1 || EltSize == 2 || EltSize == 4));
576   
577   // This is a splat operation if each element of the permute is the same, and
578   // if the value doesn't reference the second vector.
579   unsigned ElementBase = 0;
580   SDValue Elt = N->getOperand(0);
581   if (ConstantSDNode *EltV = dyn_cast<ConstantSDNode>(Elt))
582     ElementBase = EltV->getZExtValue();
583   else
584     return false;   // FIXME: Handle UNDEF elements too!
585
586   if (cast<ConstantSDNode>(Elt)->getZExtValue() >= 16)
587     return false;
588   
589   // Check that they are consequtive.
590   for (unsigned i = 1; i != EltSize; ++i) {
591     if (!isa<ConstantSDNode>(N->getOperand(i)) ||
592         cast<ConstantSDNode>(N->getOperand(i))->getZExtValue() != i+ElementBase)
593       return false;
594   }
595   
596   assert(isa<ConstantSDNode>(Elt) && "Invalid VECTOR_SHUFFLE mask!");
597   for (unsigned i = EltSize, e = 16; i != e; i += EltSize) {
598     if (N->getOperand(i).getOpcode() == ISD::UNDEF) continue;
599     assert(isa<ConstantSDNode>(N->getOperand(i)) &&
600            "Invalid VECTOR_SHUFFLE mask!");
601     for (unsigned j = 0; j != EltSize; ++j)
602       if (N->getOperand(i+j) != N->getOperand(j))
603         return false;
604   }
605
606   return true;
607 }
608
609 /// isAllNegativeZeroVector - Returns true if all elements of build_vector
610 /// are -0.0.
611 bool PPC::isAllNegativeZeroVector(SDNode *N) {
612   assert(N->getOpcode() == ISD::BUILD_VECTOR);
613   if (PPC::isSplatShuffleMask(N, N->getNumOperands()))
614     if (ConstantFPSDNode *CFP = dyn_cast<ConstantFPSDNode>(N))
615       return CFP->getValueAPF().isNegZero();
616   return false;
617 }
618
619 /// getVSPLTImmediate - Return the appropriate VSPLT* immediate to splat the
620 /// specified isSplatShuffleMask VECTOR_SHUFFLE mask.
621 unsigned PPC::getVSPLTImmediate(SDNode *N, unsigned EltSize) {
622   assert(isSplatShuffleMask(N, EltSize));
623   return cast<ConstantSDNode>(N->getOperand(0))->getZExtValue() / EltSize;
624 }
625
626 /// get_VSPLTI_elt - If this is a build_vector of constants which can be formed
627 /// by using a vspltis[bhw] instruction of the specified element size, return
628 /// the constant being splatted.  The ByteSize field indicates the number of
629 /// bytes of each element [124] -> [bhw].
630 SDValue PPC::get_VSPLTI_elt(SDNode *N, unsigned ByteSize, SelectionDAG &DAG) {
631   SDValue OpVal(0, 0);
632
633   // If ByteSize of the splat is bigger than the element size of the
634   // build_vector, then we have a case where we are checking for a splat where
635   // multiple elements of the buildvector are folded together into a single
636   // logical element of the splat (e.g. "vsplish 1" to splat {0,1}*8).
637   unsigned EltSize = 16/N->getNumOperands();
638   if (EltSize < ByteSize) {
639     unsigned Multiple = ByteSize/EltSize;   // Number of BV entries per spltval.
640     SDValue UniquedVals[4];
641     assert(Multiple > 1 && Multiple <= 4 && "How can this happen?");
642     
643     // See if all of the elements in the buildvector agree across.
644     for (unsigned i = 0, e = N->getNumOperands(); i != e; ++i) {
645       if (N->getOperand(i).getOpcode() == ISD::UNDEF) continue;
646       // If the element isn't a constant, bail fully out.
647       if (!isa<ConstantSDNode>(N->getOperand(i))) return SDValue();
648
649           
650       if (UniquedVals[i&(Multiple-1)].getNode() == 0)
651         UniquedVals[i&(Multiple-1)] = N->getOperand(i);
652       else if (UniquedVals[i&(Multiple-1)] != N->getOperand(i))
653         return SDValue();  // no match.
654     }
655     
656     // Okay, if we reached this point, UniquedVals[0..Multiple-1] contains
657     // either constant or undef values that are identical for each chunk.  See
658     // if these chunks can form into a larger vspltis*.
659     
660     // Check to see if all of the leading entries are either 0 or -1.  If
661     // neither, then this won't fit into the immediate field.
662     bool LeadingZero = true;
663     bool LeadingOnes = true;
664     for (unsigned i = 0; i != Multiple-1; ++i) {
665       if (UniquedVals[i].getNode() == 0) continue;  // Must have been undefs.
666       
667       LeadingZero &= cast<ConstantSDNode>(UniquedVals[i])->isNullValue();
668       LeadingOnes &= cast<ConstantSDNode>(UniquedVals[i])->isAllOnesValue();
669     }
670     // Finally, check the least significant entry.
671     if (LeadingZero) {
672       if (UniquedVals[Multiple-1].getNode() == 0)
673         return DAG.getTargetConstant(0, MVT::i32);  // 0,0,0,undef
674       int Val = cast<ConstantSDNode>(UniquedVals[Multiple-1])->getZExtValue();
675       if (Val < 16)
676         return DAG.getTargetConstant(Val, MVT::i32);  // 0,0,0,4 -> vspltisw(4)
677     }
678     if (LeadingOnes) {
679       if (UniquedVals[Multiple-1].getNode() == 0)
680         return DAG.getTargetConstant(~0U, MVT::i32);  // -1,-1,-1,undef
681       int Val =cast<ConstantSDNode>(UniquedVals[Multiple-1])->getSExtValue();
682       if (Val >= -16)                            // -1,-1,-1,-2 -> vspltisw(-2)
683         return DAG.getTargetConstant(Val, MVT::i32);
684     }
685     
686     return SDValue();
687   }
688   
689   // Check to see if this buildvec has a single non-undef value in its elements.
690   for (unsigned i = 0, e = N->getNumOperands(); i != e; ++i) {
691     if (N->getOperand(i).getOpcode() == ISD::UNDEF) continue;
692     if (OpVal.getNode() == 0)
693       OpVal = N->getOperand(i);
694     else if (OpVal != N->getOperand(i))
695       return SDValue();
696   }
697   
698   if (OpVal.getNode() == 0) return SDValue();  // All UNDEF: use implicit def.
699   
700   unsigned ValSizeInBytes = 0;
701   uint64_t Value = 0;
702   if (ConstantSDNode *CN = dyn_cast<ConstantSDNode>(OpVal)) {
703     Value = CN->getZExtValue();
704     ValSizeInBytes = CN->getValueType(0).getSizeInBits()/8;
705   } else if (ConstantFPSDNode *CN = dyn_cast<ConstantFPSDNode>(OpVal)) {
706     assert(CN->getValueType(0) == MVT::f32 && "Only one legal FP vector type!");
707     Value = FloatToBits(CN->getValueAPF().convertToFloat());
708     ValSizeInBytes = 4;
709   }
710
711   // If the splat value is larger than the element value, then we can never do
712   // this splat.  The only case that we could fit the replicated bits into our
713   // immediate field for would be zero, and we prefer to use vxor for it.
714   if (ValSizeInBytes < ByteSize) return SDValue();
715   
716   // If the element value is larger than the splat value, cut it in half and
717   // check to see if the two halves are equal.  Continue doing this until we
718   // get to ByteSize.  This allows us to handle 0x01010101 as 0x01.
719   while (ValSizeInBytes > ByteSize) {
720     ValSizeInBytes >>= 1;
721     
722     // If the top half equals the bottom half, we're still ok.
723     if (((Value >> (ValSizeInBytes*8)) & ((1 << (8*ValSizeInBytes))-1)) !=
724          (Value                        & ((1 << (8*ValSizeInBytes))-1)))
725       return SDValue();
726   }
727
728   // Properly sign extend the value.
729   int ShAmt = (4-ByteSize)*8;
730   int MaskVal = ((int)Value << ShAmt) >> ShAmt;
731   
732   // If this is zero, don't match, zero matches ISD::isBuildVectorAllZeros.
733   if (MaskVal == 0) return SDValue();
734
735   // Finally, if this value fits in a 5 bit sext field, return it
736   if (((MaskVal << (32-5)) >> (32-5)) == MaskVal)
737     return DAG.getTargetConstant(MaskVal, MVT::i32);
738   return SDValue();
739 }
740
741 //===----------------------------------------------------------------------===//
742 //  Addressing Mode Selection
743 //===----------------------------------------------------------------------===//
744
745 /// isIntS16Immediate - This method tests to see if the node is either a 32-bit
746 /// or 64-bit immediate, and if the value can be accurately represented as a
747 /// sign extension from a 16-bit value.  If so, this returns true and the
748 /// immediate.
749 static bool isIntS16Immediate(SDNode *N, short &Imm) {
750   if (N->getOpcode() != ISD::Constant)
751     return false;
752   
753   Imm = (short)cast<ConstantSDNode>(N)->getZExtValue();
754   if (N->getValueType(0) == MVT::i32)
755     return Imm == (int32_t)cast<ConstantSDNode>(N)->getZExtValue();
756   else
757     return Imm == (int64_t)cast<ConstantSDNode>(N)->getZExtValue();
758 }
759 static bool isIntS16Immediate(SDValue Op, short &Imm) {
760   return isIntS16Immediate(Op.getNode(), Imm);
761 }
762
763
764 /// SelectAddressRegReg - Given the specified addressed, check to see if it
765 /// can be represented as an indexed [r+r] operation.  Returns false if it
766 /// can be more efficiently represented with [r+imm].
767 bool PPCTargetLowering::SelectAddressRegReg(SDValue N, SDValue &Base,
768                                             SDValue &Index,
769                                             SelectionDAG &DAG) const {
770   short imm = 0;
771   if (N.getOpcode() == ISD::ADD) {
772     if (isIntS16Immediate(N.getOperand(1), imm))
773       return false;    // r+i
774     if (N.getOperand(1).getOpcode() == PPCISD::Lo)
775       return false;    // r+i
776     
777     Base = N.getOperand(0);
778     Index = N.getOperand(1);
779     return true;
780   } else if (N.getOpcode() == ISD::OR) {
781     if (isIntS16Immediate(N.getOperand(1), imm))
782       return false;    // r+i can fold it if we can.
783     
784     // If this is an or of disjoint bitfields, we can codegen this as an add
785     // (for better address arithmetic) if the LHS and RHS of the OR are provably
786     // disjoint.
787     APInt LHSKnownZero, LHSKnownOne;
788     APInt RHSKnownZero, RHSKnownOne;
789     DAG.ComputeMaskedBits(N.getOperand(0),
790                           APInt::getAllOnesValue(N.getOperand(0)
791                             .getValueSizeInBits()),
792                           LHSKnownZero, LHSKnownOne);
793     
794     if (LHSKnownZero.getBoolValue()) {
795       DAG.ComputeMaskedBits(N.getOperand(1),
796                             APInt::getAllOnesValue(N.getOperand(1)
797                               .getValueSizeInBits()),
798                             RHSKnownZero, RHSKnownOne);
799       // If all of the bits are known zero on the LHS or RHS, the add won't
800       // carry.
801       if (~(LHSKnownZero | RHSKnownZero) == 0) {
802         Base = N.getOperand(0);
803         Index = N.getOperand(1);
804         return true;
805       }
806     }
807   }
808   
809   return false;
810 }
811
812 /// Returns true if the address N can be represented by a base register plus
813 /// a signed 16-bit displacement [r+imm], and if it is not better
814 /// represented as reg+reg.
815 bool PPCTargetLowering::SelectAddressRegImm(SDValue N, SDValue &Disp,
816                                             SDValue &Base,
817                                             SelectionDAG &DAG) const {
818   // If this can be more profitably realized as r+r, fail.
819   if (SelectAddressRegReg(N, Disp, Base, DAG))
820     return false;
821   
822   if (N.getOpcode() == ISD::ADD) {
823     short imm = 0;
824     if (isIntS16Immediate(N.getOperand(1), imm)) {
825       Disp = DAG.getTargetConstant((int)imm & 0xFFFF, MVT::i32);
826       if (FrameIndexSDNode *FI = dyn_cast<FrameIndexSDNode>(N.getOperand(0))) {
827         Base = DAG.getTargetFrameIndex(FI->getIndex(), N.getValueType());
828       } else {
829         Base = N.getOperand(0);
830       }
831       return true; // [r+i]
832     } else if (N.getOperand(1).getOpcode() == PPCISD::Lo) {
833       // Match LOAD (ADD (X, Lo(G))).
834      assert(!cast<ConstantSDNode>(N.getOperand(1).getOperand(1))->getZExtValue()
835              && "Cannot handle constant offsets yet!");
836       Disp = N.getOperand(1).getOperand(0);  // The global address.
837       assert(Disp.getOpcode() == ISD::TargetGlobalAddress ||
838              Disp.getOpcode() == ISD::TargetConstantPool ||
839              Disp.getOpcode() == ISD::TargetJumpTable);
840       Base = N.getOperand(0);
841       return true;  // [&g+r]
842     }
843   } else if (N.getOpcode() == ISD::OR) {
844     short imm = 0;
845     if (isIntS16Immediate(N.getOperand(1), imm)) {
846       // If this is an or of disjoint bitfields, we can codegen this as an add
847       // (for better address arithmetic) if the LHS and RHS of the OR are
848       // provably disjoint.
849       APInt LHSKnownZero, LHSKnownOne;
850       DAG.ComputeMaskedBits(N.getOperand(0),
851                             APInt::getAllOnesValue(N.getOperand(0)
852                                                    .getValueSizeInBits()),
853                             LHSKnownZero, LHSKnownOne);
854
855       if ((LHSKnownZero.getZExtValue()|~(uint64_t)imm) == ~0ULL) {
856         // If all of the bits are known zero on the LHS or RHS, the add won't
857         // carry.
858         Base = N.getOperand(0);
859         Disp = DAG.getTargetConstant((int)imm & 0xFFFF, MVT::i32);
860         return true;
861       }
862     }
863   } else if (ConstantSDNode *CN = dyn_cast<ConstantSDNode>(N)) {
864     // Loading from a constant address.
865     
866     // If this address fits entirely in a 16-bit sext immediate field, codegen
867     // this as "d, 0"
868     short Imm;
869     if (isIntS16Immediate(CN, Imm)) {
870       Disp = DAG.getTargetConstant(Imm, CN->getValueType(0));
871       Base = DAG.getRegister(PPC::R0, CN->getValueType(0));
872       return true;
873     }
874
875     // Handle 32-bit sext immediates with LIS + addr mode.
876     if (CN->getValueType(0) == MVT::i32 ||
877         (int64_t)CN->getZExtValue() == (int)CN->getZExtValue()) {
878       int Addr = (int)CN->getZExtValue();
879       
880       // Otherwise, break this down into an LIS + disp.
881       Disp = DAG.getTargetConstant((short)Addr, MVT::i32);
882       
883       Base = DAG.getTargetConstant((Addr - (signed short)Addr) >> 16, MVT::i32);
884       unsigned Opc = CN->getValueType(0) == MVT::i32 ? PPC::LIS : PPC::LIS8;
885       Base = SDValue(DAG.getTargetNode(Opc, CN->getValueType(0), Base), 0);
886       return true;
887     }
888   }
889   
890   Disp = DAG.getTargetConstant(0, getPointerTy());
891   if (FrameIndexSDNode *FI = dyn_cast<FrameIndexSDNode>(N))
892     Base = DAG.getTargetFrameIndex(FI->getIndex(), N.getValueType());
893   else
894     Base = N;
895   return true;      // [r+0]
896 }
897
898 /// SelectAddressRegRegOnly - Given the specified addressed, force it to be
899 /// represented as an indexed [r+r] operation.
900 bool PPCTargetLowering::SelectAddressRegRegOnly(SDValue N, SDValue &Base,
901                                                 SDValue &Index,
902                                                 SelectionDAG &DAG) const {
903   // Check to see if we can easily represent this as an [r+r] address.  This
904   // will fail if it thinks that the address is more profitably represented as
905   // reg+imm, e.g. where imm = 0.
906   if (SelectAddressRegReg(N, Base, Index, DAG))
907     return true;
908   
909   // If the operand is an addition, always emit this as [r+r], since this is
910   // better (for code size, and execution, as the memop does the add for free)
911   // than emitting an explicit add.
912   if (N.getOpcode() == ISD::ADD) {
913     Base = N.getOperand(0);
914     Index = N.getOperand(1);
915     return true;
916   }
917   
918   // Otherwise, do it the hard way, using R0 as the base register.
919   Base = DAG.getRegister(PPC::R0, N.getValueType());
920   Index = N;
921   return true;
922 }
923
924 /// SelectAddressRegImmShift - Returns true if the address N can be
925 /// represented by a base register plus a signed 14-bit displacement
926 /// [r+imm*4].  Suitable for use by STD and friends.
927 bool PPCTargetLowering::SelectAddressRegImmShift(SDValue N, SDValue &Disp,
928                                                  SDValue &Base,
929                                                  SelectionDAG &DAG) const {
930   // If this can be more profitably realized as r+r, fail.
931   if (SelectAddressRegReg(N, Disp, Base, DAG))
932     return false;
933   
934   if (N.getOpcode() == ISD::ADD) {
935     short imm = 0;
936     if (isIntS16Immediate(N.getOperand(1), imm) && (imm & 3) == 0) {
937       Disp =  DAG.getTargetConstant(((int)imm & 0xFFFF) >> 2, MVT::i32);
938       if (FrameIndexSDNode *FI = dyn_cast<FrameIndexSDNode>(N.getOperand(0))) {
939         Base = DAG.getTargetFrameIndex(FI->getIndex(), N.getValueType());
940       } else {
941         Base = N.getOperand(0);
942       }
943       return true; // [r+i]
944     } else if (N.getOperand(1).getOpcode() == PPCISD::Lo) {
945       // Match LOAD (ADD (X, Lo(G))).
946      assert(!cast<ConstantSDNode>(N.getOperand(1).getOperand(1))->getZExtValue()
947              && "Cannot handle constant offsets yet!");
948       Disp = N.getOperand(1).getOperand(0);  // The global address.
949       assert(Disp.getOpcode() == ISD::TargetGlobalAddress ||
950              Disp.getOpcode() == ISD::TargetConstantPool ||
951              Disp.getOpcode() == ISD::TargetJumpTable);
952       Base = N.getOperand(0);
953       return true;  // [&g+r]
954     }
955   } else if (N.getOpcode() == ISD::OR) {
956     short imm = 0;
957     if (isIntS16Immediate(N.getOperand(1), imm) && (imm & 3) == 0) {
958       // If this is an or of disjoint bitfields, we can codegen this as an add
959       // (for better address arithmetic) if the LHS and RHS of the OR are
960       // provably disjoint.
961       APInt LHSKnownZero, LHSKnownOne;
962       DAG.ComputeMaskedBits(N.getOperand(0),
963                             APInt::getAllOnesValue(N.getOperand(0)
964                                                    .getValueSizeInBits()),
965                             LHSKnownZero, LHSKnownOne);
966       if ((LHSKnownZero.getZExtValue()|~(uint64_t)imm) == ~0ULL) {
967         // If all of the bits are known zero on the LHS or RHS, the add won't
968         // carry.
969         Base = N.getOperand(0);
970         Disp = DAG.getTargetConstant(((int)imm & 0xFFFF) >> 2, MVT::i32);
971         return true;
972       }
973     }
974   } else if (ConstantSDNode *CN = dyn_cast<ConstantSDNode>(N)) {
975     // Loading from a constant address.  Verify low two bits are clear.
976     if ((CN->getZExtValue() & 3) == 0) {
977       // If this address fits entirely in a 14-bit sext immediate field, codegen
978       // this as "d, 0"
979       short Imm;
980       if (isIntS16Immediate(CN, Imm)) {
981         Disp = DAG.getTargetConstant((unsigned short)Imm >> 2, getPointerTy());
982         Base = DAG.getRegister(PPC::R0, CN->getValueType(0));
983         return true;
984       }
985     
986       // Fold the low-part of 32-bit absolute addresses into addr mode.
987       if (CN->getValueType(0) == MVT::i32 ||
988           (int64_t)CN->getZExtValue() == (int)CN->getZExtValue()) {
989         int Addr = (int)CN->getZExtValue();
990       
991         // Otherwise, break this down into an LIS + disp.
992         Disp = DAG.getTargetConstant((short)Addr >> 2, MVT::i32);
993         
994         Base = DAG.getTargetConstant((Addr-(signed short)Addr) >> 16, MVT::i32);
995         unsigned Opc = CN->getValueType(0) == MVT::i32 ? PPC::LIS : PPC::LIS8;
996         Base = SDValue(DAG.getTargetNode(Opc, CN->getValueType(0), Base), 0);
997         return true;
998       }
999     }
1000   }
1001   
1002   Disp = DAG.getTargetConstant(0, getPointerTy());
1003   if (FrameIndexSDNode *FI = dyn_cast<FrameIndexSDNode>(N))
1004     Base = DAG.getTargetFrameIndex(FI->getIndex(), N.getValueType());
1005   else
1006     Base = N;
1007   return true;      // [r+0]
1008 }
1009
1010
1011 /// getPreIndexedAddressParts - returns true by value, base pointer and
1012 /// offset pointer and addressing mode by reference if the node's address
1013 /// can be legally represented as pre-indexed load / store address.
1014 bool PPCTargetLowering::getPreIndexedAddressParts(SDNode *N, SDValue &Base,
1015                                                   SDValue &Offset,
1016                                                   ISD::MemIndexedMode &AM,
1017                                                   SelectionDAG &DAG) const {
1018   // Disabled by default for now.
1019   if (!EnablePPCPreinc) return false;
1020   
1021   SDValue Ptr;
1022   MVT VT;
1023   if (LoadSDNode *LD = dyn_cast<LoadSDNode>(N)) {
1024     Ptr = LD->getBasePtr();
1025     VT = LD->getMemoryVT();
1026     
1027   } else if (StoreSDNode *ST = dyn_cast<StoreSDNode>(N)) {
1028     ST = ST;
1029     Ptr = ST->getBasePtr();
1030     VT  = ST->getMemoryVT();
1031   } else
1032     return false;
1033
1034   // PowerPC doesn't have preinc load/store instructions for vectors.
1035   if (VT.isVector())
1036     return false;
1037   
1038   // TODO: Check reg+reg first.
1039   
1040   // LDU/STU use reg+imm*4, others use reg+imm.
1041   if (VT != MVT::i64) {
1042     // reg + imm
1043     if (!SelectAddressRegImm(Ptr, Offset, Base, DAG))
1044       return false;
1045   } else {
1046     // reg + imm * 4.
1047     if (!SelectAddressRegImmShift(Ptr, Offset, Base, DAG))
1048       return false;
1049   }
1050
1051   if (LoadSDNode *LD = dyn_cast<LoadSDNode>(N)) {
1052     // PPC64 doesn't have lwau, but it does have lwaux.  Reject preinc load of
1053     // sext i32 to i64 when addr mode is r+i.
1054     if (LD->getValueType(0) == MVT::i64 && LD->getMemoryVT() == MVT::i32 &&
1055         LD->getExtensionType() == ISD::SEXTLOAD &&
1056         isa<ConstantSDNode>(Offset))
1057       return false;
1058   }    
1059   
1060   AM = ISD::PRE_INC;
1061   return true;
1062 }
1063
1064 //===----------------------------------------------------------------------===//
1065 //  LowerOperation implementation
1066 //===----------------------------------------------------------------------===//
1067
1068 SDValue PPCTargetLowering::LowerConstantPool(SDValue Op, 
1069                                              SelectionDAG &DAG) {
1070   MVT PtrVT = Op.getValueType();
1071   ConstantPoolSDNode *CP = cast<ConstantPoolSDNode>(Op);
1072   Constant *C = CP->getConstVal();
1073   SDValue CPI = DAG.getTargetConstantPool(C, PtrVT, CP->getAlignment());
1074   SDValue Zero = DAG.getConstant(0, PtrVT);
1075
1076   const TargetMachine &TM = DAG.getTarget();
1077   
1078   SDValue Hi = DAG.getNode(PPCISD::Hi, PtrVT, CPI, Zero);
1079   SDValue Lo = DAG.getNode(PPCISD::Lo, PtrVT, CPI, Zero);
1080
1081   // If this is a non-darwin platform, we don't support non-static relo models
1082   // yet.
1083   if (TM.getRelocationModel() == Reloc::Static ||
1084       !TM.getSubtarget<PPCSubtarget>().isDarwin()) {
1085     // Generate non-pic code that has direct accesses to the constant pool.
1086     // The address of the global is just (hi(&g)+lo(&g)).
1087     return DAG.getNode(ISD::ADD, PtrVT, Hi, Lo);
1088   }
1089   
1090   if (TM.getRelocationModel() == Reloc::PIC_) {
1091     // With PIC, the first instruction is actually "GR+hi(&G)".
1092     Hi = DAG.getNode(ISD::ADD, PtrVT,
1093                      DAG.getNode(PPCISD::GlobalBaseReg, PtrVT), Hi);
1094   }
1095   
1096   Lo = DAG.getNode(ISD::ADD, PtrVT, Hi, Lo);
1097   return Lo;
1098 }
1099
1100 SDValue PPCTargetLowering::LowerJumpTable(SDValue Op, SelectionDAG &DAG) {
1101   MVT PtrVT = Op.getValueType();
1102   JumpTableSDNode *JT = cast<JumpTableSDNode>(Op);
1103   SDValue JTI = DAG.getTargetJumpTable(JT->getIndex(), PtrVT);
1104   SDValue Zero = DAG.getConstant(0, PtrVT);
1105   
1106   const TargetMachine &TM = DAG.getTarget();
1107
1108   SDValue Hi = DAG.getNode(PPCISD::Hi, PtrVT, JTI, Zero);
1109   SDValue Lo = DAG.getNode(PPCISD::Lo, PtrVT, JTI, Zero);
1110
1111   // If this is a non-darwin platform, we don't support non-static relo models
1112   // yet.
1113   if (TM.getRelocationModel() == Reloc::Static ||
1114       !TM.getSubtarget<PPCSubtarget>().isDarwin()) {
1115     // Generate non-pic code that has direct accesses to the constant pool.
1116     // The address of the global is just (hi(&g)+lo(&g)).
1117     return DAG.getNode(ISD::ADD, PtrVT, Hi, Lo);
1118   }
1119   
1120   if (TM.getRelocationModel() == Reloc::PIC_) {
1121     // With PIC, the first instruction is actually "GR+hi(&G)".
1122     Hi = DAG.getNode(ISD::ADD, PtrVT,
1123                      DAG.getNode(PPCISD::GlobalBaseReg, PtrVT), Hi);
1124   }
1125   
1126   Lo = DAG.getNode(ISD::ADD, PtrVT, Hi, Lo);
1127   return Lo;
1128 }
1129
1130 SDValue PPCTargetLowering::LowerGlobalTLSAddress(SDValue Op, 
1131                                                    SelectionDAG &DAG) {
1132   assert(0 && "TLS not implemented for PPC.");
1133   return SDValue(); // Not reached
1134 }
1135
1136 SDValue PPCTargetLowering::LowerGlobalAddress(SDValue Op, 
1137                                                 SelectionDAG &DAG) {
1138   MVT PtrVT = Op.getValueType();
1139   GlobalAddressSDNode *GSDN = cast<GlobalAddressSDNode>(Op);
1140   GlobalValue *GV = GSDN->getGlobal();
1141   SDValue GA = DAG.getTargetGlobalAddress(GV, PtrVT, GSDN->getOffset());
1142   // If it's a debug information descriptor, don't mess with it.
1143   if (DAG.isVerifiedDebugInfoDesc(Op))
1144     return GA;
1145   SDValue Zero = DAG.getConstant(0, PtrVT);
1146   
1147   const TargetMachine &TM = DAG.getTarget();
1148
1149   SDValue Hi = DAG.getNode(PPCISD::Hi, PtrVT, GA, Zero);
1150   SDValue Lo = DAG.getNode(PPCISD::Lo, PtrVT, GA, Zero);
1151
1152   // If this is a non-darwin platform, we don't support non-static relo models
1153   // yet.
1154   if (TM.getRelocationModel() == Reloc::Static ||
1155       !TM.getSubtarget<PPCSubtarget>().isDarwin()) {
1156     // Generate non-pic code that has direct accesses to globals.
1157     // The address of the global is just (hi(&g)+lo(&g)).
1158     return DAG.getNode(ISD::ADD, PtrVT, Hi, Lo);
1159   }
1160   
1161   if (TM.getRelocationModel() == Reloc::PIC_) {
1162     // With PIC, the first instruction is actually "GR+hi(&G)".
1163     Hi = DAG.getNode(ISD::ADD, PtrVT,
1164                      DAG.getNode(PPCISD::GlobalBaseReg, PtrVT), Hi);
1165   }
1166   
1167   Lo = DAG.getNode(ISD::ADD, PtrVT, Hi, Lo);
1168   
1169   if (!TM.getSubtarget<PPCSubtarget>().hasLazyResolverStub(GV))
1170     return Lo;
1171   
1172   // If the global is weak or external, we have to go through the lazy
1173   // resolution stub.
1174   return DAG.getLoad(PtrVT, DAG.getEntryNode(), Lo, NULL, 0);
1175 }
1176
1177 SDValue PPCTargetLowering::LowerSETCC(SDValue Op, SelectionDAG &DAG) {
1178   ISD::CondCode CC = cast<CondCodeSDNode>(Op.getOperand(2))->get();
1179   
1180   // If we're comparing for equality to zero, expose the fact that this is
1181   // implented as a ctlz/srl pair on ppc, so that the dag combiner can
1182   // fold the new nodes.
1183   if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op.getOperand(1))) {
1184     if (C->isNullValue() && CC == ISD::SETEQ) {
1185       MVT VT = Op.getOperand(0).getValueType();
1186       SDValue Zext = Op.getOperand(0);
1187       if (VT.bitsLT(MVT::i32)) {
1188         VT = MVT::i32;
1189         Zext = DAG.getNode(ISD::ZERO_EXTEND, VT, Op.getOperand(0));
1190       } 
1191       unsigned Log2b = Log2_32(VT.getSizeInBits());
1192       SDValue Clz = DAG.getNode(ISD::CTLZ, VT, Zext);
1193       SDValue Scc = DAG.getNode(ISD::SRL, VT, Clz,
1194                                 DAG.getConstant(Log2b, MVT::i32));
1195       return DAG.getNode(ISD::TRUNCATE, MVT::i32, Scc);
1196     }
1197     // Leave comparisons against 0 and -1 alone for now, since they're usually 
1198     // optimized.  FIXME: revisit this when we can custom lower all setcc
1199     // optimizations.
1200     if (C->isAllOnesValue() || C->isNullValue())
1201       return SDValue();
1202   }
1203   
1204   // If we have an integer seteq/setne, turn it into a compare against zero
1205   // by xor'ing the rhs with the lhs, which is faster than setting a
1206   // condition register, reading it back out, and masking the correct bit.  The
1207   // normal approach here uses sub to do this instead of xor.  Using xor exposes
1208   // the result to other bit-twiddling opportunities.
1209   MVT LHSVT = Op.getOperand(0).getValueType();
1210   if (LHSVT.isInteger() && (CC == ISD::SETEQ || CC == ISD::SETNE)) {
1211     MVT VT = Op.getValueType();
1212     SDValue Sub = DAG.getNode(ISD::XOR, LHSVT, Op.getOperand(0), 
1213                                 Op.getOperand(1));
1214     return DAG.getSetCC(VT, Sub, DAG.getConstant(0, LHSVT), CC);
1215   }
1216   return SDValue();
1217 }
1218
1219 SDValue PPCTargetLowering::LowerVAARG(SDValue Op, SelectionDAG &DAG,
1220                               int VarArgsFrameIndex,
1221                               int VarArgsStackOffset,
1222                               unsigned VarArgsNumGPR,
1223                               unsigned VarArgsNumFPR,
1224                               const PPCSubtarget &Subtarget) {
1225   
1226   assert(0 && "VAARG in ELF32 ABI not implemented yet!");
1227   return SDValue(); // Not reached
1228 }
1229
1230 SDValue PPCTargetLowering::LowerTRAMPOLINE(SDValue Op, SelectionDAG &DAG) {
1231   SDValue Chain = Op.getOperand(0);
1232   SDValue Trmp = Op.getOperand(1); // trampoline
1233   SDValue FPtr = Op.getOperand(2); // nested function
1234   SDValue Nest = Op.getOperand(3); // 'nest' parameter value
1235
1236   MVT PtrVT = DAG.getTargetLoweringInfo().getPointerTy();
1237   bool isPPC64 = (PtrVT == MVT::i64);
1238   const Type *IntPtrTy =
1239     DAG.getTargetLoweringInfo().getTargetData()->getIntPtrType();
1240
1241   TargetLowering::ArgListTy Args; 
1242   TargetLowering::ArgListEntry Entry;
1243
1244   Entry.Ty = IntPtrTy;
1245   Entry.Node = Trmp; Args.push_back(Entry);
1246
1247   // TrampSize == (isPPC64 ? 48 : 40);
1248   Entry.Node = DAG.getConstant(isPPC64 ? 48 : 40,
1249                                isPPC64 ? MVT::i64 : MVT::i32);
1250   Args.push_back(Entry);
1251
1252   Entry.Node = FPtr; Args.push_back(Entry);
1253   Entry.Node = Nest; Args.push_back(Entry);
1254   
1255   // Lower to a call to __trampoline_setup(Trmp, TrampSize, FPtr, ctx_reg)
1256   std::pair<SDValue, SDValue> CallResult =
1257     LowerCallTo(Chain, Op.getValueType().getTypeForMVT(), false, false,
1258                 false, false, CallingConv::C, false,
1259                 DAG.getExternalSymbol("__trampoline_setup", PtrVT),
1260                 Args, DAG);
1261
1262   SDValue Ops[] =
1263     { CallResult.first, CallResult.second };
1264
1265   return DAG.getMergeValues(Ops, 2);
1266 }
1267
1268 SDValue PPCTargetLowering::LowerVASTART(SDValue Op, SelectionDAG &DAG,
1269                                         int VarArgsFrameIndex,
1270                                         int VarArgsStackOffset,
1271                                         unsigned VarArgsNumGPR,
1272                                         unsigned VarArgsNumFPR,
1273                                         const PPCSubtarget &Subtarget) {
1274
1275   if (Subtarget.isMachoABI()) {
1276     // vastart just stores the address of the VarArgsFrameIndex slot into the
1277     // memory location argument.
1278     MVT PtrVT = DAG.getTargetLoweringInfo().getPointerTy();
1279     SDValue FR = DAG.getFrameIndex(VarArgsFrameIndex, PtrVT);
1280     const Value *SV = cast<SrcValueSDNode>(Op.getOperand(2))->getValue();
1281     return DAG.getStore(Op.getOperand(0), FR, Op.getOperand(1), SV, 0);
1282   }
1283
1284   // For ELF 32 ABI we follow the layout of the va_list struct.
1285   // We suppose the given va_list is already allocated.
1286   //
1287   // typedef struct {
1288   //  char gpr;     /* index into the array of 8 GPRs
1289   //                 * stored in the register save area
1290   //                 * gpr=0 corresponds to r3,
1291   //                 * gpr=1 to r4, etc.
1292   //                 */
1293   //  char fpr;     /* index into the array of 8 FPRs
1294   //                 * stored in the register save area
1295   //                 * fpr=0 corresponds to f1,
1296   //                 * fpr=1 to f2, etc.
1297   //                 */
1298   //  char *overflow_arg_area;
1299   //                /* location on stack that holds
1300   //                 * the next overflow argument
1301   //                 */
1302   //  char *reg_save_area;
1303   //               /* where r3:r10 and f1:f8 (if saved)
1304   //                * are stored
1305   //                */
1306   // } va_list[1];
1307
1308
1309   SDValue ArgGPR = DAG.getConstant(VarArgsNumGPR, MVT::i8);
1310   SDValue ArgFPR = DAG.getConstant(VarArgsNumFPR, MVT::i8);
1311   
1312
1313   MVT PtrVT = DAG.getTargetLoweringInfo().getPointerTy();
1314   
1315   SDValue StackOffsetFI = DAG.getFrameIndex(VarArgsStackOffset, PtrVT);
1316   SDValue FR = DAG.getFrameIndex(VarArgsFrameIndex, PtrVT);
1317   
1318   uint64_t FrameOffset = PtrVT.getSizeInBits()/8;
1319   SDValue ConstFrameOffset = DAG.getConstant(FrameOffset, PtrVT);
1320
1321   uint64_t StackOffset = PtrVT.getSizeInBits()/8 - 1;
1322   SDValue ConstStackOffset = DAG.getConstant(StackOffset, PtrVT);
1323
1324   uint64_t FPROffset = 1;
1325   SDValue ConstFPROffset = DAG.getConstant(FPROffset, PtrVT);
1326   
1327   const Value *SV = cast<SrcValueSDNode>(Op.getOperand(2))->getValue();
1328   
1329   // Store first byte : number of int regs
1330   SDValue firstStore = DAG.getStore(Op.getOperand(0), ArgGPR,
1331                                       Op.getOperand(1), SV, 0);
1332   uint64_t nextOffset = FPROffset;
1333   SDValue nextPtr = DAG.getNode(ISD::ADD, PtrVT, Op.getOperand(1),
1334                                   ConstFPROffset);
1335   
1336   // Store second byte : number of float regs
1337   SDValue secondStore =
1338     DAG.getStore(firstStore, ArgFPR, nextPtr, SV, nextOffset);
1339   nextOffset += StackOffset;
1340   nextPtr = DAG.getNode(ISD::ADD, PtrVT, nextPtr, ConstStackOffset);
1341   
1342   // Store second word : arguments given on stack
1343   SDValue thirdStore =
1344     DAG.getStore(secondStore, StackOffsetFI, nextPtr, SV, nextOffset);
1345   nextOffset += FrameOffset;
1346   nextPtr = DAG.getNode(ISD::ADD, PtrVT, nextPtr, ConstFrameOffset);
1347
1348   // Store third word : arguments given in registers
1349   return DAG.getStore(thirdStore, FR, nextPtr, SV, nextOffset);
1350
1351 }
1352
1353 #include "PPCGenCallingConv.inc"
1354
1355 /// GetFPR - Get the set of FP registers that should be allocated for arguments,
1356 /// depending on which subtarget is selected.
1357 static const unsigned *GetFPR(const PPCSubtarget &Subtarget) {
1358   if (Subtarget.isMachoABI()) {
1359     static const unsigned FPR[] = {
1360       PPC::F1, PPC::F2, PPC::F3, PPC::F4, PPC::F5, PPC::F6, PPC::F7,
1361       PPC::F8, PPC::F9, PPC::F10, PPC::F11, PPC::F12, PPC::F13
1362     };
1363     return FPR;
1364   }
1365   
1366   
1367   static const unsigned FPR[] = {
1368     PPC::F1, PPC::F2, PPC::F3, PPC::F4, PPC::F5, PPC::F6, PPC::F7,
1369     PPC::F8
1370   };
1371   return FPR;
1372 }
1373
1374 /// CalculateStackSlotSize - Calculates the size reserved for this argument on
1375 /// the stack.
1376 static unsigned CalculateStackSlotSize(SDValue Arg, ISD::ArgFlagsTy Flags,
1377                                        bool isVarArg, unsigned PtrByteSize) {
1378   MVT ArgVT = Arg.getValueType();
1379   unsigned ArgSize =ArgVT.getSizeInBits()/8;
1380   if (Flags.isByVal())
1381     ArgSize = Flags.getByValSize();
1382   ArgSize = ((ArgSize + PtrByteSize - 1)/PtrByteSize) * PtrByteSize;
1383
1384   return ArgSize;
1385 }
1386
1387 SDValue
1388 PPCTargetLowering::LowerFORMAL_ARGUMENTS(SDValue Op, 
1389                                          SelectionDAG &DAG,
1390                                          int &VarArgsFrameIndex,
1391                                          int &VarArgsStackOffset,
1392                                          unsigned &VarArgsNumGPR,
1393                                          unsigned &VarArgsNumFPR,
1394                                          const PPCSubtarget &Subtarget) {
1395   // TODO: add description of PPC stack frame format, or at least some docs.
1396   //
1397   MachineFunction &MF = DAG.getMachineFunction();
1398   MachineFrameInfo *MFI = MF.getFrameInfo();
1399   MachineRegisterInfo &RegInfo = MF.getRegInfo();
1400   SmallVector<SDValue, 8> ArgValues;
1401   SDValue Root = Op.getOperand(0);
1402   bool isVarArg = cast<ConstantSDNode>(Op.getOperand(2))->getZExtValue() != 0;
1403   
1404   MVT PtrVT = DAG.getTargetLoweringInfo().getPointerTy();
1405   bool isPPC64 = PtrVT == MVT::i64;
1406   bool isMachoABI = Subtarget.isMachoABI();
1407   bool isELF32_ABI = Subtarget.isELF32_ABI();
1408   // Potential tail calls could cause overwriting of argument stack slots.
1409   unsigned CC = MF.getFunction()->getCallingConv();
1410   bool isImmutable = !(PerformTailCallOpt && (CC==CallingConv::Fast));
1411   unsigned PtrByteSize = isPPC64 ? 8 : 4;
1412
1413   unsigned ArgOffset = PPCFrameInfo::getLinkageSize(isPPC64, isMachoABI);
1414   // Area that is at least reserved in caller of this function.
1415   unsigned MinReservedArea = ArgOffset;
1416
1417   static const unsigned GPR_32[] = {           // 32-bit registers.
1418     PPC::R3, PPC::R4, PPC::R5, PPC::R6,
1419     PPC::R7, PPC::R8, PPC::R9, PPC::R10,
1420   };
1421   static const unsigned GPR_64[] = {           // 64-bit registers.
1422     PPC::X3, PPC::X4, PPC::X5, PPC::X6,
1423     PPC::X7, PPC::X8, PPC::X9, PPC::X10,
1424   };
1425   
1426   static const unsigned *FPR = GetFPR(Subtarget);
1427   
1428   static const unsigned VR[] = {
1429     PPC::V2, PPC::V3, PPC::V4, PPC::V5, PPC::V6, PPC::V7, PPC::V8,
1430     PPC::V9, PPC::V10, PPC::V11, PPC::V12, PPC::V13
1431   };
1432
1433   const unsigned Num_GPR_Regs = array_lengthof(GPR_32);
1434   const unsigned Num_FPR_Regs = isMachoABI ? 13 : 8;
1435   const unsigned Num_VR_Regs  = array_lengthof( VR);
1436
1437   unsigned GPR_idx = 0, FPR_idx = 0, VR_idx = 0;
1438   
1439   const unsigned *GPR = isPPC64 ? GPR_64 : GPR_32;
1440   
1441   // In 32-bit non-varargs functions, the stack space for vectors is after the
1442   // stack space for non-vectors.  We do not use this space unless we have
1443   // too many vectors to fit in registers, something that only occurs in
1444   // constructed examples:), but we have to walk the arglist to figure 
1445   // that out...for the pathological case, compute VecArgOffset as the
1446   // start of the vector parameter area.  Computing VecArgOffset is the
1447   // entire point of the following loop.
1448   // Altivec is not mentioned in the ppc32 Elf Supplement, so I'm not trying
1449   // to handle Elf here.
1450   unsigned VecArgOffset = ArgOffset;
1451   if (!isVarArg && !isPPC64) {
1452     for (unsigned ArgNo = 0, e = Op.getNode()->getNumValues()-1; ArgNo != e; 
1453          ++ArgNo) {
1454       MVT ObjectVT = Op.getValue(ArgNo).getValueType();
1455       unsigned ObjSize = ObjectVT.getSizeInBits()/8;
1456       ISD::ArgFlagsTy Flags =
1457         cast<ARG_FLAGSSDNode>(Op.getOperand(ArgNo+3))->getArgFlags();
1458
1459       if (Flags.isByVal()) {
1460         // ObjSize is the true size, ArgSize rounded up to multiple of regs.
1461         ObjSize = Flags.getByValSize();
1462         unsigned ArgSize = 
1463                 ((ObjSize + PtrByteSize - 1)/PtrByteSize) * PtrByteSize;
1464         VecArgOffset += ArgSize;
1465         continue;
1466       }
1467
1468       switch(ObjectVT.getSimpleVT()) {
1469       default: assert(0 && "Unhandled argument type!");
1470       case MVT::i32:
1471       case MVT::f32:
1472         VecArgOffset += isPPC64 ? 8 : 4;
1473         break;
1474       case MVT::i64:  // PPC64
1475       case MVT::f64:
1476         VecArgOffset += 8;
1477         break;
1478       case MVT::v4f32:
1479       case MVT::v4i32:
1480       case MVT::v8i16:
1481       case MVT::v16i8:
1482         // Nothing to do, we're only looking at Nonvector args here.
1483         break;
1484       }
1485     }
1486   }
1487   // We've found where the vector parameter area in memory is.  Skip the
1488   // first 12 parameters; these don't use that memory.
1489   VecArgOffset = ((VecArgOffset+15)/16)*16;
1490   VecArgOffset += 12*16;
1491
1492   // Add DAG nodes to load the arguments or copy them out of registers.  On
1493   // entry to a function on PPC, the arguments start after the linkage area,
1494   // although the first ones are often in registers.
1495   // 
1496   // In the ELF 32 ABI, GPRs and stack are double word align: an argument
1497   // represented with two words (long long or double) must be copied to an
1498   // even GPR_idx value or to an even ArgOffset value.
1499
1500   SmallVector<SDValue, 8> MemOps;
1501   unsigned nAltivecParamsAtEnd = 0;
1502   for (unsigned ArgNo = 0, e = Op.getNode()->getNumValues() - 1;
1503        ArgNo != e; ++ArgNo) {
1504     SDValue ArgVal;
1505     bool needsLoad = false;
1506     MVT ObjectVT = Op.getValue(ArgNo).getValueType();
1507     unsigned ObjSize = ObjectVT.getSizeInBits()/8;
1508     unsigned ArgSize = ObjSize;
1509     ISD::ArgFlagsTy Flags =
1510       cast<ARG_FLAGSSDNode>(Op.getOperand(ArgNo+3))->getArgFlags();
1511     // See if next argument requires stack alignment in ELF
1512     bool Align = Flags.isSplit(); 
1513
1514     unsigned CurArgOffset = ArgOffset;
1515
1516     // Varargs or 64 bit Altivec parameters are padded to a 16 byte boundary.
1517     if (ObjectVT==MVT::v4f32 || ObjectVT==MVT::v4i32 ||
1518         ObjectVT==MVT::v8i16 || ObjectVT==MVT::v16i8) {
1519       if (isVarArg || isPPC64) {
1520         MinReservedArea = ((MinReservedArea+15)/16)*16;
1521         MinReservedArea += CalculateStackSlotSize(Op.getValue(ArgNo),
1522                                                   Flags,
1523                                                   isVarArg,
1524                                                   PtrByteSize);
1525       } else  nAltivecParamsAtEnd++;
1526     } else
1527       // Calculate min reserved area.
1528       MinReservedArea += CalculateStackSlotSize(Op.getValue(ArgNo),
1529                                                 Flags,
1530                                                 isVarArg,
1531                                                 PtrByteSize);
1532
1533     // FIXME alignment for ELF may not be right
1534     // FIXME the codegen can be much improved in some cases.
1535     // We do not have to keep everything in memory.
1536     if (Flags.isByVal()) {
1537       // ObjSize is the true size, ArgSize rounded up to multiple of registers.
1538       ObjSize = Flags.getByValSize();
1539       ArgSize = ((ObjSize + PtrByteSize - 1)/PtrByteSize) * PtrByteSize;
1540       // Double word align in ELF
1541       if (Align && isELF32_ABI) GPR_idx += (GPR_idx % 2);
1542       // Objects of size 1 and 2 are right justified, everything else is
1543       // left justified.  This means the memory address is adjusted forwards.
1544       if (ObjSize==1 || ObjSize==2) {
1545         CurArgOffset = CurArgOffset + (4 - ObjSize);
1546       }
1547       // The value of the object is its address.
1548       int FI = MFI->CreateFixedObject(ObjSize, CurArgOffset);
1549       SDValue FIN = DAG.getFrameIndex(FI, PtrVT);
1550       ArgValues.push_back(FIN);
1551       if (ObjSize==1 || ObjSize==2) {
1552         if (GPR_idx != Num_GPR_Regs) {
1553           unsigned VReg = RegInfo.createVirtualRegister(&PPC::GPRCRegClass);
1554           RegInfo.addLiveIn(GPR[GPR_idx], VReg);
1555           SDValue Val = DAG.getCopyFromReg(Root, VReg, PtrVT);
1556           SDValue Store = DAG.getTruncStore(Val.getValue(1), Val, FIN, 
1557                                NULL, 0, ObjSize==1 ? MVT::i8 : MVT::i16 );
1558           MemOps.push_back(Store);
1559           ++GPR_idx;
1560           if (isMachoABI) ArgOffset += PtrByteSize;
1561         } else {
1562           ArgOffset += PtrByteSize;
1563         }
1564         continue;
1565       }
1566       for (unsigned j = 0; j < ArgSize; j += PtrByteSize) {
1567         // Store whatever pieces of the object are in registers
1568         // to memory.  ArgVal will be address of the beginning of
1569         // the object.
1570         if (GPR_idx != Num_GPR_Regs) {
1571           unsigned VReg = RegInfo.createVirtualRegister(&PPC::GPRCRegClass);
1572           RegInfo.addLiveIn(GPR[GPR_idx], VReg);
1573           int FI = MFI->CreateFixedObject(PtrByteSize, ArgOffset);
1574           SDValue FIN = DAG.getFrameIndex(FI, PtrVT);
1575           SDValue Val = DAG.getCopyFromReg(Root, VReg, PtrVT);
1576           SDValue Store = DAG.getStore(Val.getValue(1), Val, FIN, NULL, 0);
1577           MemOps.push_back(Store);
1578           ++GPR_idx;
1579           if (isMachoABI) ArgOffset += PtrByteSize;
1580         } else {
1581           ArgOffset += ArgSize - (ArgOffset-CurArgOffset);
1582           break;
1583         }
1584       }
1585       continue;
1586     }
1587
1588     switch (ObjectVT.getSimpleVT()) {
1589     default: assert(0 && "Unhandled argument type!");
1590     case MVT::i32:
1591       if (!isPPC64) {
1592         // Double word align in ELF
1593         if (Align && isELF32_ABI) GPR_idx += (GPR_idx % 2);
1594
1595         if (GPR_idx != Num_GPR_Regs) {
1596           unsigned VReg = RegInfo.createVirtualRegister(&PPC::GPRCRegClass);
1597           RegInfo.addLiveIn(GPR[GPR_idx], VReg);
1598           ArgVal = DAG.getCopyFromReg(Root, VReg, MVT::i32);
1599           ++GPR_idx;
1600         } else {
1601           needsLoad = true;
1602           ArgSize = PtrByteSize;
1603         }
1604         // Stack align in ELF
1605         if (needsLoad && Align && isELF32_ABI) 
1606           ArgOffset += ((ArgOffset/4) % 2) * PtrByteSize;
1607         // All int arguments reserve stack space in Macho ABI.
1608         if (isMachoABI || needsLoad) ArgOffset += PtrByteSize;
1609         break;
1610       }
1611       // FALLTHROUGH
1612     case MVT::i64:  // PPC64
1613       if (GPR_idx != Num_GPR_Regs) {
1614         unsigned VReg = RegInfo.createVirtualRegister(&PPC::G8RCRegClass);
1615         RegInfo.addLiveIn(GPR[GPR_idx], VReg);
1616         ArgVal = DAG.getCopyFromReg(Root, VReg, MVT::i64);
1617
1618         if (ObjectVT == MVT::i32) {
1619           // PPC64 passes i8, i16, and i32 values in i64 registers. Promote
1620           // value to MVT::i64 and then truncate to the correct register size.
1621           if (Flags.isSExt())
1622             ArgVal = DAG.getNode(ISD::AssertSext, MVT::i64, ArgVal,
1623                                  DAG.getValueType(ObjectVT));
1624           else if (Flags.isZExt())
1625             ArgVal = DAG.getNode(ISD::AssertZext, MVT::i64, ArgVal,
1626                                  DAG.getValueType(ObjectVT));
1627
1628           ArgVal = DAG.getNode(ISD::TRUNCATE, MVT::i32, ArgVal);
1629         }
1630
1631         ++GPR_idx;
1632       } else {
1633         needsLoad = true;
1634         ArgSize = PtrByteSize;
1635       }
1636       // All int arguments reserve stack space in Macho ABI.
1637       if (isMachoABI || needsLoad) ArgOffset += 8;
1638       break;
1639       
1640     case MVT::f32:
1641     case MVT::f64:
1642       // Every 4 bytes of argument space consumes one of the GPRs available for
1643       // argument passing.
1644       if (GPR_idx != Num_GPR_Regs && isMachoABI) {
1645         ++GPR_idx;
1646         if (ObjSize == 8 && GPR_idx != Num_GPR_Regs && !isPPC64)
1647           ++GPR_idx;
1648       }
1649       if (FPR_idx != Num_FPR_Regs) {
1650         unsigned VReg;
1651         if (ObjectVT == MVT::f32)
1652           VReg = RegInfo.createVirtualRegister(&PPC::F4RCRegClass);
1653         else
1654           VReg = RegInfo.createVirtualRegister(&PPC::F8RCRegClass);
1655         RegInfo.addLiveIn(FPR[FPR_idx], VReg);
1656         ArgVal = DAG.getCopyFromReg(Root, VReg, ObjectVT);
1657         ++FPR_idx;
1658       } else {
1659         needsLoad = true;
1660       }
1661       
1662       // Stack align in ELF
1663       if (needsLoad && Align && isELF32_ABI)
1664         ArgOffset += ((ArgOffset/4) % 2) * PtrByteSize;
1665       // All FP arguments reserve stack space in Macho ABI.
1666       if (isMachoABI || needsLoad) ArgOffset += isPPC64 ? 8 : ObjSize;
1667       break;
1668     case MVT::v4f32:
1669     case MVT::v4i32:
1670     case MVT::v8i16:
1671     case MVT::v16i8:
1672       // Note that vector arguments in registers don't reserve stack space,
1673       // except in varargs functions.
1674       if (VR_idx != Num_VR_Regs) {
1675         unsigned VReg = RegInfo.createVirtualRegister(&PPC::VRRCRegClass);
1676         RegInfo.addLiveIn(VR[VR_idx], VReg);
1677         ArgVal = DAG.getCopyFromReg(Root, VReg, ObjectVT);
1678         if (isVarArg) {
1679           while ((ArgOffset % 16) != 0) {
1680             ArgOffset += PtrByteSize;
1681             if (GPR_idx != Num_GPR_Regs)
1682               GPR_idx++;
1683           }
1684           ArgOffset += 16;
1685           GPR_idx = std::min(GPR_idx+4, Num_GPR_Regs);
1686         }
1687         ++VR_idx;
1688       } else {
1689         if (!isVarArg && !isPPC64) {
1690           // Vectors go after all the nonvectors.
1691           CurArgOffset = VecArgOffset;
1692           VecArgOffset += 16;
1693         } else {
1694           // Vectors are aligned.
1695           ArgOffset = ((ArgOffset+15)/16)*16;
1696           CurArgOffset = ArgOffset;
1697           ArgOffset += 16;
1698         }
1699         needsLoad = true;
1700       }
1701       break;
1702     }
1703     
1704     // We need to load the argument to a virtual register if we determined above
1705     // that we ran out of physical registers of the appropriate type.
1706     if (needsLoad) {
1707       int FI = MFI->CreateFixedObject(ObjSize,
1708                                       CurArgOffset + (ArgSize - ObjSize),
1709                                       isImmutable);
1710       SDValue FIN = DAG.getFrameIndex(FI, PtrVT);
1711       ArgVal = DAG.getLoad(ObjectVT, Root, FIN, NULL, 0);
1712     }
1713     
1714     ArgValues.push_back(ArgVal);
1715   }
1716
1717   // Set the size that is at least reserved in caller of this function.  Tail
1718   // call optimized function's reserved stack space needs to be aligned so that
1719   // taking the difference between two stack areas will result in an aligned
1720   // stack.
1721   PPCFunctionInfo *FI = MF.getInfo<PPCFunctionInfo>();
1722   // Add the Altivec parameters at the end, if needed.
1723   if (nAltivecParamsAtEnd) {
1724     MinReservedArea = ((MinReservedArea+15)/16)*16;
1725     MinReservedArea += 16*nAltivecParamsAtEnd;
1726   }
1727   MinReservedArea =
1728     std::max(MinReservedArea,
1729              PPCFrameInfo::getMinCallFrameSize(isPPC64, isMachoABI));
1730   unsigned TargetAlign = DAG.getMachineFunction().getTarget().getFrameInfo()->
1731     getStackAlignment();
1732   unsigned AlignMask = TargetAlign-1;
1733   MinReservedArea = (MinReservedArea + AlignMask) & ~AlignMask;
1734   FI->setMinReservedArea(MinReservedArea);
1735
1736   // If the function takes variable number of arguments, make a frame index for
1737   // the start of the first vararg value... for expansion of llvm.va_start.
1738   if (isVarArg) {
1739     
1740     int depth;
1741     if (isELF32_ABI) {
1742       VarArgsNumGPR = GPR_idx;
1743       VarArgsNumFPR = FPR_idx;
1744    
1745       // Make room for Num_GPR_Regs, Num_FPR_Regs and for a possible frame
1746       // pointer.
1747       depth = -(Num_GPR_Regs * PtrVT.getSizeInBits()/8 +
1748                 Num_FPR_Regs * MVT(MVT::f64).getSizeInBits()/8 +
1749                 PtrVT.getSizeInBits()/8);
1750       
1751       VarArgsStackOffset = MFI->CreateFixedObject(PtrVT.getSizeInBits()/8,
1752                                                   ArgOffset);
1753
1754     }
1755     else
1756       depth = ArgOffset;
1757     
1758     VarArgsFrameIndex = MFI->CreateFixedObject(PtrVT.getSizeInBits()/8,
1759                                                depth);
1760     SDValue FIN = DAG.getFrameIndex(VarArgsFrameIndex, PtrVT);
1761     
1762     // In ELF 32 ABI, the fixed integer arguments of a variadic function are
1763     // stored to the VarArgsFrameIndex on the stack.
1764     if (isELF32_ABI) {
1765       for (GPR_idx = 0; GPR_idx != VarArgsNumGPR; ++GPR_idx) {
1766         SDValue Val = DAG.getRegister(GPR[GPR_idx], PtrVT);
1767         SDValue Store = DAG.getStore(Root, Val, FIN, NULL, 0);
1768         MemOps.push_back(Store);
1769         // Increment the address by four for the next argument to store
1770         SDValue PtrOff = DAG.getConstant(PtrVT.getSizeInBits()/8, PtrVT);
1771         FIN = DAG.getNode(ISD::ADD, PtrOff.getValueType(), FIN, PtrOff);
1772       }
1773     }
1774
1775     // If this function is vararg, store any remaining integer argument regs
1776     // to their spots on the stack so that they may be loaded by deferencing the
1777     // result of va_next.
1778     for (; GPR_idx != Num_GPR_Regs; ++GPR_idx) {
1779       unsigned VReg;
1780       if (isPPC64)
1781         VReg = RegInfo.createVirtualRegister(&PPC::G8RCRegClass);
1782       else
1783         VReg = RegInfo.createVirtualRegister(&PPC::GPRCRegClass);
1784
1785       RegInfo.addLiveIn(GPR[GPR_idx], VReg);
1786       SDValue Val = DAG.getCopyFromReg(Root, VReg, PtrVT);
1787       SDValue Store = DAG.getStore(Val.getValue(1), Val, FIN, NULL, 0);
1788       MemOps.push_back(Store);
1789       // Increment the address by four for the next argument to store
1790       SDValue PtrOff = DAG.getConstant(PtrVT.getSizeInBits()/8, PtrVT);
1791       FIN = DAG.getNode(ISD::ADD, PtrOff.getValueType(), FIN, PtrOff);
1792     }
1793
1794     // In ELF 32 ABI, the double arguments are stored to the VarArgsFrameIndex
1795     // on the stack.
1796     if (isELF32_ABI) {
1797       for (FPR_idx = 0; FPR_idx != VarArgsNumFPR; ++FPR_idx) {
1798         SDValue Val = DAG.getRegister(FPR[FPR_idx], MVT::f64);
1799         SDValue Store = DAG.getStore(Root, Val, FIN, NULL, 0);
1800         MemOps.push_back(Store);
1801         // Increment the address by eight for the next argument to store
1802         SDValue PtrOff = DAG.getConstant(MVT(MVT::f64).getSizeInBits()/8,
1803                                            PtrVT);
1804         FIN = DAG.getNode(ISD::ADD, PtrOff.getValueType(), FIN, PtrOff);
1805       }
1806
1807       for (; FPR_idx != Num_FPR_Regs; ++FPR_idx) {
1808         unsigned VReg;
1809         VReg = RegInfo.createVirtualRegister(&PPC::F8RCRegClass);
1810
1811         RegInfo.addLiveIn(FPR[FPR_idx], VReg);
1812         SDValue Val = DAG.getCopyFromReg(Root, VReg, MVT::f64);
1813         SDValue Store = DAG.getStore(Val.getValue(1), Val, FIN, NULL, 0);
1814         MemOps.push_back(Store);
1815         // Increment the address by eight for the next argument to store
1816         SDValue PtrOff = DAG.getConstant(MVT(MVT::f64).getSizeInBits()/8,
1817                                            PtrVT);
1818         FIN = DAG.getNode(ISD::ADD, PtrOff.getValueType(), FIN, PtrOff);
1819       }
1820     }
1821   }
1822   
1823   if (!MemOps.empty())
1824     Root = DAG.getNode(ISD::TokenFactor, MVT::Other,&MemOps[0],MemOps.size());
1825
1826   ArgValues.push_back(Root);
1827  
1828   // Return the new list of results.
1829   return DAG.getNode(ISD::MERGE_VALUES, Op.getNode()->getVTList(),
1830                      &ArgValues[0], ArgValues.size());
1831 }
1832
1833 /// CalculateParameterAndLinkageAreaSize - Get the size of the paramter plus
1834 /// linkage area.
1835 static unsigned
1836 CalculateParameterAndLinkageAreaSize(SelectionDAG &DAG,
1837                                      bool isPPC64,
1838                                      bool isMachoABI,
1839                                      bool isVarArg,
1840                                      unsigned CC,
1841                                      CallSDNode *TheCall,
1842                                      unsigned &nAltivecParamsAtEnd) {
1843   // Count how many bytes are to be pushed on the stack, including the linkage
1844   // area, and parameter passing area.  We start with 24/48 bytes, which is
1845   // prereserved space for [SP][CR][LR][3 x unused].
1846   unsigned NumBytes = PPCFrameInfo::getLinkageSize(isPPC64, isMachoABI);
1847   unsigned NumOps = TheCall->getNumArgs();
1848   unsigned PtrByteSize = isPPC64 ? 8 : 4;
1849
1850   // Add up all the space actually used.
1851   // In 32-bit non-varargs calls, Altivec parameters all go at the end; usually
1852   // they all go in registers, but we must reserve stack space for them for
1853   // possible use by the caller.  In varargs or 64-bit calls, parameters are
1854   // assigned stack space in order, with padding so Altivec parameters are
1855   // 16-byte aligned.
1856   nAltivecParamsAtEnd = 0;
1857   for (unsigned i = 0; i != NumOps; ++i) {
1858     SDValue Arg = TheCall->getArg(i);
1859     ISD::ArgFlagsTy Flags = TheCall->getArgFlags(i);
1860     MVT ArgVT = Arg.getValueType();
1861     // Varargs Altivec parameters are padded to a 16 byte boundary.
1862     if (ArgVT==MVT::v4f32 || ArgVT==MVT::v4i32 ||
1863         ArgVT==MVT::v8i16 || ArgVT==MVT::v16i8) {
1864       if (!isVarArg && !isPPC64) {
1865         // Non-varargs Altivec parameters go after all the non-Altivec
1866         // parameters; handle those later so we know how much padding we need.
1867         nAltivecParamsAtEnd++;
1868         continue;
1869       }
1870       // Varargs and 64-bit Altivec parameters are padded to 16 byte boundary.
1871       NumBytes = ((NumBytes+15)/16)*16;
1872     }
1873     NumBytes += CalculateStackSlotSize(Arg, Flags, isVarArg, PtrByteSize);
1874   }
1875
1876    // Allow for Altivec parameters at the end, if needed.
1877   if (nAltivecParamsAtEnd) {
1878     NumBytes = ((NumBytes+15)/16)*16;
1879     NumBytes += 16*nAltivecParamsAtEnd;
1880   }
1881
1882   // The prolog code of the callee may store up to 8 GPR argument registers to
1883   // the stack, allowing va_start to index over them in memory if its varargs.
1884   // Because we cannot tell if this is needed on the caller side, we have to
1885   // conservatively assume that it is needed.  As such, make sure we have at
1886   // least enough stack space for the caller to store the 8 GPRs.
1887   NumBytes = std::max(NumBytes,
1888                       PPCFrameInfo::getMinCallFrameSize(isPPC64, isMachoABI));
1889
1890   // Tail call needs the stack to be aligned.
1891   if (CC==CallingConv::Fast && PerformTailCallOpt) {
1892     unsigned TargetAlign = DAG.getMachineFunction().getTarget().getFrameInfo()->
1893       getStackAlignment();
1894     unsigned AlignMask = TargetAlign-1;
1895     NumBytes = (NumBytes + AlignMask) & ~AlignMask;
1896   }
1897
1898   return NumBytes;
1899 }
1900
1901 /// CalculateTailCallSPDiff - Get the amount the stack pointer has to be
1902 /// adjusted to accomodate the arguments for the tailcall.
1903 static int CalculateTailCallSPDiff(SelectionDAG& DAG, bool IsTailCall,
1904                                    unsigned ParamSize) {
1905
1906   if (!IsTailCall) return 0;
1907
1908   PPCFunctionInfo *FI = DAG.getMachineFunction().getInfo<PPCFunctionInfo>();
1909   unsigned CallerMinReservedArea = FI->getMinReservedArea();
1910   int SPDiff = (int)CallerMinReservedArea - (int)ParamSize;
1911   // Remember only if the new adjustement is bigger.
1912   if (SPDiff < FI->getTailCallSPDelta())
1913     FI->setTailCallSPDelta(SPDiff);
1914
1915   return SPDiff;
1916 }
1917
1918 /// IsEligibleForTailCallElimination - Check to see whether the next instruction
1919 /// following the call is a return. A function is eligible if caller/callee
1920 /// calling conventions match, currently only fastcc supports tail calls, and
1921 /// the function CALL is immediatly followed by a RET.
1922 bool
1923 PPCTargetLowering::IsEligibleForTailCallOptimization(CallSDNode *TheCall,
1924                                                      SDValue Ret,
1925                                                      SelectionDAG& DAG) const {
1926   // Variable argument functions are not supported.
1927   if (!PerformTailCallOpt || TheCall->isVarArg())
1928     return false;
1929
1930   if (CheckTailCallReturnConstraints(TheCall, Ret)) {
1931     MachineFunction &MF = DAG.getMachineFunction();
1932     unsigned CallerCC = MF.getFunction()->getCallingConv();
1933     unsigned CalleeCC = TheCall->getCallingConv();
1934     if (CalleeCC == CallingConv::Fast && CallerCC == CalleeCC) {
1935       // Functions containing by val parameters are not supported.
1936       for (unsigned i = 0; i != TheCall->getNumArgs(); i++) {
1937          ISD::ArgFlagsTy Flags = TheCall->getArgFlags(i);
1938          if (Flags.isByVal()) return false;
1939       }
1940
1941       SDValue Callee = TheCall->getCallee();
1942       // Non PIC/GOT  tail calls are supported.
1943       if (getTargetMachine().getRelocationModel() != Reloc::PIC_)
1944         return true;
1945
1946       // At the moment we can only do local tail calls (in same module, hidden
1947       // or protected) if we are generating PIC.
1948       if (GlobalAddressSDNode *G = dyn_cast<GlobalAddressSDNode>(Callee))
1949         return G->getGlobal()->hasHiddenVisibility()
1950             || G->getGlobal()->hasProtectedVisibility();
1951     }
1952   }
1953
1954   return false;
1955 }
1956
1957 /// isCallCompatibleAddress - Return the immediate to use if the specified
1958 /// 32-bit value is representable in the immediate field of a BxA instruction.
1959 static SDNode *isBLACompatibleAddress(SDValue Op, SelectionDAG &DAG) {
1960   ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op);
1961   if (!C) return 0;
1962   
1963   int Addr = C->getZExtValue();
1964   if ((Addr & 3) != 0 ||  // Low 2 bits are implicitly zero.
1965       (Addr << 6 >> 6) != Addr)
1966     return 0;  // Top 6 bits have to be sext of immediate.
1967   
1968   return DAG.getConstant((int)C->getZExtValue() >> 2,
1969                          DAG.getTargetLoweringInfo().getPointerTy()).getNode();
1970 }
1971
1972 namespace {
1973
1974 struct TailCallArgumentInfo {
1975   SDValue Arg;
1976   SDValue FrameIdxOp;
1977   int       FrameIdx;
1978
1979   TailCallArgumentInfo() : FrameIdx(0) {}
1980 };
1981
1982 }
1983
1984 /// StoreTailCallArgumentsToStackSlot - Stores arguments to their stack slot.
1985 static void
1986 StoreTailCallArgumentsToStackSlot(SelectionDAG &DAG,
1987                                            SDValue Chain,
1988                    const SmallVector<TailCallArgumentInfo, 8> &TailCallArgs,
1989                    SmallVector<SDValue, 8> &MemOpChains) {
1990   for (unsigned i = 0, e = TailCallArgs.size(); i != e; ++i) {
1991     SDValue Arg = TailCallArgs[i].Arg;
1992     SDValue FIN = TailCallArgs[i].FrameIdxOp;
1993     int FI = TailCallArgs[i].FrameIdx;
1994     // Store relative to framepointer.
1995     MemOpChains.push_back(DAG.getStore(Chain, Arg, FIN,
1996                                        PseudoSourceValue::getFixedStack(FI),
1997                                        0));
1998   }
1999 }
2000
2001 /// EmitTailCallStoreFPAndRetAddr - Move the frame pointer and return address to
2002 /// the appropriate stack slot for the tail call optimized function call.
2003 static SDValue EmitTailCallStoreFPAndRetAddr(SelectionDAG &DAG,
2004                                                MachineFunction &MF,
2005                                                SDValue Chain,
2006                                                SDValue OldRetAddr,
2007                                                SDValue OldFP,
2008                                                int SPDiff,
2009                                                bool isPPC64,
2010                                                bool isMachoABI) {
2011   if (SPDiff) {
2012     // Calculate the new stack slot for the return address.
2013     int SlotSize = isPPC64 ? 8 : 4;
2014     int NewRetAddrLoc = SPDiff + PPCFrameInfo::getReturnSaveOffset(isPPC64,
2015                                                                    isMachoABI);
2016     int NewRetAddr = MF.getFrameInfo()->CreateFixedObject(SlotSize,
2017                                                           NewRetAddrLoc);
2018     int NewFPLoc = SPDiff + PPCFrameInfo::getFramePointerSaveOffset(isPPC64,
2019                                                                     isMachoABI);
2020     int NewFPIdx = MF.getFrameInfo()->CreateFixedObject(SlotSize, NewFPLoc);
2021
2022     MVT VT = isPPC64 ? MVT::i64 : MVT::i32;
2023     SDValue NewRetAddrFrIdx = DAG.getFrameIndex(NewRetAddr, VT);
2024     Chain = DAG.getStore(Chain, OldRetAddr, NewRetAddrFrIdx,
2025                          PseudoSourceValue::getFixedStack(NewRetAddr), 0);
2026     SDValue NewFramePtrIdx = DAG.getFrameIndex(NewFPIdx, VT);
2027     Chain = DAG.getStore(Chain, OldFP, NewFramePtrIdx,
2028                          PseudoSourceValue::getFixedStack(NewFPIdx), 0);
2029   }
2030   return Chain;
2031 }
2032
2033 /// CalculateTailCallArgDest - Remember Argument for later processing. Calculate
2034 /// the position of the argument.
2035 static void
2036 CalculateTailCallArgDest(SelectionDAG &DAG, MachineFunction &MF, bool isPPC64,
2037                          SDValue Arg, int SPDiff, unsigned ArgOffset,
2038                       SmallVector<TailCallArgumentInfo, 8>& TailCallArguments) {
2039   int Offset = ArgOffset + SPDiff;
2040   uint32_t OpSize = (Arg.getValueType().getSizeInBits()+7)/8;
2041   int FI = MF.getFrameInfo()->CreateFixedObject(OpSize, Offset);
2042   MVT VT = isPPC64 ? MVT::i64 : MVT::i32;
2043   SDValue FIN = DAG.getFrameIndex(FI, VT);
2044   TailCallArgumentInfo Info;
2045   Info.Arg = Arg;
2046   Info.FrameIdxOp = FIN;
2047   Info.FrameIdx = FI;
2048   TailCallArguments.push_back(Info);
2049 }
2050
2051 /// EmitTCFPAndRetAddrLoad - Emit load from frame pointer and return address
2052 /// stack slot. Returns the chain as result and the loaded frame pointers in
2053 /// LROpOut/FPOpout. Used when tail calling.
2054 SDValue PPCTargetLowering::EmitTailCallLoadFPAndRetAddr(SelectionDAG & DAG,
2055                                                           int SPDiff,
2056                                                           SDValue Chain,
2057                                                           SDValue &LROpOut,
2058                                                           SDValue &FPOpOut) {
2059   if (SPDiff) {
2060     // Load the LR and FP stack slot for later adjusting.
2061     MVT VT = PPCSubTarget.isPPC64() ? MVT::i64 : MVT::i32;
2062     LROpOut = getReturnAddrFrameIndex(DAG);
2063     LROpOut = DAG.getLoad(VT, Chain, LROpOut, NULL, 0);
2064     Chain = SDValue(LROpOut.getNode(), 1);
2065     FPOpOut = getFramePointerFrameIndex(DAG);
2066     FPOpOut = DAG.getLoad(VT, Chain, FPOpOut, NULL, 0);
2067     Chain = SDValue(FPOpOut.getNode(), 1);
2068   }
2069   return Chain;
2070 }
2071
2072 /// CreateCopyOfByValArgument - Make a copy of an aggregate at address specified
2073 /// by "Src" to address "Dst" of size "Size".  Alignment information is 
2074 /// specified by the specific parameter attribute. The copy will be passed as
2075 /// a byval function parameter.
2076 /// Sometimes what we are copying is the end of a larger object, the part that
2077 /// does not fit in registers.
2078 static SDValue 
2079 CreateCopyOfByValArgument(SDValue Src, SDValue Dst, SDValue Chain,
2080                           ISD::ArgFlagsTy Flags, SelectionDAG &DAG,
2081                           unsigned Size) {
2082   SDValue SizeNode = DAG.getConstant(Size, MVT::i32);
2083   return DAG.getMemcpy(Chain, Dst, Src, SizeNode, Flags.getByValAlign(), false,
2084                        NULL, 0, NULL, 0);
2085 }
2086
2087 /// LowerMemOpCallTo - Store the argument to the stack or remember it in case of
2088 /// tail calls.
2089 static void
2090 LowerMemOpCallTo(SelectionDAG &DAG, MachineFunction &MF, SDValue Chain,
2091                  SDValue Arg, SDValue PtrOff, int SPDiff,
2092                  unsigned ArgOffset, bool isPPC64, bool isTailCall,
2093                  bool isVector, SmallVector<SDValue, 8> &MemOpChains,
2094                  SmallVector<TailCallArgumentInfo, 8>& TailCallArguments) {
2095   MVT PtrVT = DAG.getTargetLoweringInfo().getPointerTy();
2096   if (!isTailCall) {
2097     if (isVector) {
2098       SDValue StackPtr;
2099       if (isPPC64)
2100         StackPtr = DAG.getRegister(PPC::X1, MVT::i64);
2101       else
2102         StackPtr = DAG.getRegister(PPC::R1, MVT::i32);
2103       PtrOff = DAG.getNode(ISD::ADD, PtrVT, StackPtr,
2104                            DAG.getConstant(ArgOffset, PtrVT));
2105     }
2106     MemOpChains.push_back(DAG.getStore(Chain, Arg, PtrOff, NULL, 0));
2107   // Calculate and remember argument location.
2108   } else CalculateTailCallArgDest(DAG, MF, isPPC64, Arg, SPDiff, ArgOffset,
2109                                   TailCallArguments);
2110 }
2111
2112 SDValue PPCTargetLowering::LowerCALL(SDValue Op, SelectionDAG &DAG,
2113                                        const PPCSubtarget &Subtarget,
2114                                        TargetMachine &TM) {
2115   CallSDNode *TheCall = cast<CallSDNode>(Op.getNode());
2116   SDValue Chain  = TheCall->getChain();
2117   bool isVarArg   = TheCall->isVarArg();
2118   unsigned CC     = TheCall->getCallingConv();
2119   bool isTailCall = TheCall->isTailCall()
2120                  && CC == CallingConv::Fast && PerformTailCallOpt;
2121   SDValue Callee = TheCall->getCallee();
2122   unsigned NumOps  = TheCall->getNumArgs();
2123   
2124   bool isMachoABI = Subtarget.isMachoABI();
2125   bool isELF32_ABI  = Subtarget.isELF32_ABI();
2126
2127   MVT PtrVT = DAG.getTargetLoweringInfo().getPointerTy();
2128   bool isPPC64 = PtrVT == MVT::i64;
2129   unsigned PtrByteSize = isPPC64 ? 8 : 4;
2130   
2131   MachineFunction &MF = DAG.getMachineFunction();
2132
2133   // args_to_use will accumulate outgoing args for the PPCISD::CALL case in
2134   // SelectExpr to use to put the arguments in the appropriate registers.
2135   std::vector<SDValue> args_to_use;
2136   
2137   // Mark this function as potentially containing a function that contains a
2138   // tail call. As a consequence the frame pointer will be used for dynamicalloc
2139   // and restoring the callers stack pointer in this functions epilog. This is
2140   // done because by tail calling the called function might overwrite the value
2141   // in this function's (MF) stack pointer stack slot 0(SP).
2142   if (PerformTailCallOpt && CC==CallingConv::Fast)
2143     MF.getInfo<PPCFunctionInfo>()->setHasFastCall();
2144
2145   unsigned nAltivecParamsAtEnd = 0;
2146
2147   // Count how many bytes are to be pushed on the stack, including the linkage
2148   // area, and parameter passing area.  We start with 24/48 bytes, which is
2149   // prereserved space for [SP][CR][LR][3 x unused].
2150   unsigned NumBytes =
2151     CalculateParameterAndLinkageAreaSize(DAG, isPPC64, isMachoABI, isVarArg, CC,
2152                                          TheCall, nAltivecParamsAtEnd);
2153
2154   // Calculate by how many bytes the stack has to be adjusted in case of tail
2155   // call optimization.
2156   int SPDiff = CalculateTailCallSPDiff(DAG, isTailCall, NumBytes);
2157   
2158   // Adjust the stack pointer for the new arguments...
2159   // These operations are automatically eliminated by the prolog/epilog pass
2160   Chain = DAG.getCALLSEQ_START(Chain, DAG.getIntPtrConstant(NumBytes, true));
2161   SDValue CallSeqStart = Chain;
2162   
2163   // Load the return address and frame pointer so it can be move somewhere else
2164   // later.
2165   SDValue LROp, FPOp;
2166   Chain = EmitTailCallLoadFPAndRetAddr(DAG, SPDiff, Chain, LROp, FPOp);
2167
2168   // Set up a copy of the stack pointer for use loading and storing any
2169   // arguments that may not fit in the registers available for argument
2170   // passing.
2171   SDValue StackPtr;
2172   if (isPPC64)
2173     StackPtr = DAG.getRegister(PPC::X1, MVT::i64);
2174   else
2175     StackPtr = DAG.getRegister(PPC::R1, MVT::i32);
2176   
2177   // Figure out which arguments are going to go in registers, and which in
2178   // memory.  Also, if this is a vararg function, floating point operations
2179   // must be stored to our stack, and loaded into integer regs as well, if
2180   // any integer regs are available for argument passing.
2181   unsigned ArgOffset = PPCFrameInfo::getLinkageSize(isPPC64, isMachoABI);
2182   unsigned GPR_idx = 0, FPR_idx = 0, VR_idx = 0;
2183   
2184   static const unsigned GPR_32[] = {           // 32-bit registers.
2185     PPC::R3, PPC::R4, PPC::R5, PPC::R6,
2186     PPC::R7, PPC::R8, PPC::R9, PPC::R10,
2187   };
2188   static const unsigned GPR_64[] = {           // 64-bit registers.
2189     PPC::X3, PPC::X4, PPC::X5, PPC::X6,
2190     PPC::X7, PPC::X8, PPC::X9, PPC::X10,
2191   };
2192   static const unsigned *FPR = GetFPR(Subtarget);
2193   
2194   static const unsigned VR[] = {
2195     PPC::V2, PPC::V3, PPC::V4, PPC::V5, PPC::V6, PPC::V7, PPC::V8,
2196     PPC::V9, PPC::V10, PPC::V11, PPC::V12, PPC::V13
2197   };
2198   const unsigned NumGPRs = array_lengthof(GPR_32);
2199   const unsigned NumFPRs = isMachoABI ? 13 : 8;
2200   const unsigned NumVRs  = array_lengthof( VR);
2201   
2202   const unsigned *GPR = isPPC64 ? GPR_64 : GPR_32;
2203
2204   std::vector<std::pair<unsigned, SDValue> > RegsToPass;
2205   SmallVector<TailCallArgumentInfo, 8> TailCallArguments;
2206
2207   SmallVector<SDValue, 8> MemOpChains;
2208   for (unsigned i = 0; i != NumOps; ++i) {
2209     bool inMem = false;
2210     SDValue Arg = TheCall->getArg(i);
2211     ISD::ArgFlagsTy Flags = TheCall->getArgFlags(i);
2212     // See if next argument requires stack alignment in ELF
2213     bool Align = Flags.isSplit();
2214
2215     // PtrOff will be used to store the current argument to the stack if a
2216     // register cannot be found for it.
2217     SDValue PtrOff;
2218     
2219     // Stack align in ELF 32
2220     if (isELF32_ABI && Align)
2221       PtrOff = DAG.getConstant(ArgOffset + ((ArgOffset/4) % 2) * PtrByteSize,
2222                                StackPtr.getValueType());
2223     else
2224       PtrOff = DAG.getConstant(ArgOffset, StackPtr.getValueType());
2225
2226     PtrOff = DAG.getNode(ISD::ADD, PtrVT, StackPtr, PtrOff);
2227
2228     // On PPC64, promote integers to 64-bit values.
2229     if (isPPC64 && Arg.getValueType() == MVT::i32) {
2230       // FIXME: Should this use ANY_EXTEND if neither sext nor zext?
2231       unsigned ExtOp = Flags.isSExt() ? ISD::SIGN_EXTEND : ISD::ZERO_EXTEND;
2232       Arg = DAG.getNode(ExtOp, MVT::i64, Arg);
2233     }
2234
2235     // FIXME Elf untested, what are alignment rules?
2236     // FIXME memcpy is used way more than necessary.  Correctness first.
2237     if (Flags.isByVal()) {
2238       unsigned Size = Flags.getByValSize();
2239       if (isELF32_ABI && Align) GPR_idx += (GPR_idx % 2);
2240       if (Size==1 || Size==2) {
2241         // Very small objects are passed right-justified.
2242         // Everything else is passed left-justified.
2243         MVT VT = (Size==1) ? MVT::i8 : MVT::i16;
2244         if (GPR_idx != NumGPRs) {
2245           SDValue Load = DAG.getExtLoad(ISD::EXTLOAD, PtrVT, Chain, Arg, 
2246                                           NULL, 0, VT);
2247           MemOpChains.push_back(Load.getValue(1));
2248           RegsToPass.push_back(std::make_pair(GPR[GPR_idx++], Load));
2249           if (isMachoABI)
2250             ArgOffset += PtrByteSize;
2251         } else {
2252           SDValue Const = DAG.getConstant(4 - Size, PtrOff.getValueType());
2253           SDValue AddPtr = DAG.getNode(ISD::ADD, PtrVT, PtrOff, Const);
2254           SDValue MemcpyCall = CreateCopyOfByValArgument(Arg, AddPtr,
2255                                 CallSeqStart.getNode()->getOperand(0), 
2256                                 Flags, DAG, Size);
2257           // This must go outside the CALLSEQ_START..END.
2258           SDValue NewCallSeqStart = DAG.getCALLSEQ_START(MemcpyCall,
2259                                CallSeqStart.getNode()->getOperand(1));
2260           DAG.ReplaceAllUsesWith(CallSeqStart.getNode(),
2261                                  NewCallSeqStart.getNode());
2262           Chain = CallSeqStart = NewCallSeqStart;
2263           ArgOffset += PtrByteSize;
2264         }
2265         continue;
2266       }
2267       // Copy entire object into memory.  There are cases where gcc-generated
2268       // code assumes it is there, even if it could be put entirely into
2269       // registers.  (This is not what the doc says.)
2270       SDValue MemcpyCall = CreateCopyOfByValArgument(Arg, PtrOff,
2271                             CallSeqStart.getNode()->getOperand(0), 
2272                             Flags, DAG, Size);
2273       // This must go outside the CALLSEQ_START..END.
2274       SDValue NewCallSeqStart = DAG.getCALLSEQ_START(MemcpyCall,
2275                            CallSeqStart.getNode()->getOperand(1));
2276       DAG.ReplaceAllUsesWith(CallSeqStart.getNode(), NewCallSeqStart.getNode());
2277       Chain = CallSeqStart = NewCallSeqStart;
2278       // And copy the pieces of it that fit into registers.
2279       for (unsigned j=0; j<Size; j+=PtrByteSize) {
2280         SDValue Const = DAG.getConstant(j, PtrOff.getValueType());
2281         SDValue AddArg = DAG.getNode(ISD::ADD, PtrVT, Arg, Const);
2282         if (GPR_idx != NumGPRs) {
2283           SDValue Load = DAG.getLoad(PtrVT, Chain, AddArg, NULL, 0);
2284           MemOpChains.push_back(Load.getValue(1));
2285           RegsToPass.push_back(std::make_pair(GPR[GPR_idx++], Load));
2286           if (isMachoABI)
2287             ArgOffset += PtrByteSize;
2288         } else {
2289           ArgOffset += ((Size - j + PtrByteSize-1)/PtrByteSize)*PtrByteSize;
2290           break;
2291         }
2292       }
2293       continue;
2294     }
2295
2296     switch (Arg.getValueType().getSimpleVT()) {
2297     default: assert(0 && "Unexpected ValueType for argument!");
2298     case MVT::i32:
2299     case MVT::i64:
2300       // Double word align in ELF
2301       if (isELF32_ABI && Align) GPR_idx += (GPR_idx % 2);
2302       if (GPR_idx != NumGPRs) {
2303         RegsToPass.push_back(std::make_pair(GPR[GPR_idx++], Arg));
2304       } else {
2305         LowerMemOpCallTo(DAG, MF, Chain, Arg, PtrOff, SPDiff, ArgOffset,
2306                          isPPC64, isTailCall, false, MemOpChains,
2307                          TailCallArguments);
2308         inMem = true;
2309       }
2310       if (inMem || isMachoABI) {
2311         // Stack align in ELF
2312         if (isELF32_ABI && Align)
2313           ArgOffset += ((ArgOffset/4) % 2) * PtrByteSize;
2314
2315         ArgOffset += PtrByteSize;
2316       }
2317       break;
2318     case MVT::f32:
2319     case MVT::f64:
2320       if (FPR_idx != NumFPRs) {
2321         RegsToPass.push_back(std::make_pair(FPR[FPR_idx++], Arg));
2322
2323         if (isVarArg) {
2324           SDValue Store = DAG.getStore(Chain, Arg, PtrOff, NULL, 0);
2325           MemOpChains.push_back(Store);
2326
2327           // Float varargs are always shadowed in available integer registers
2328           if (GPR_idx != NumGPRs) {
2329             SDValue Load = DAG.getLoad(PtrVT, Store, PtrOff, NULL, 0);
2330             MemOpChains.push_back(Load.getValue(1));
2331             if (isMachoABI) RegsToPass.push_back(std::make_pair(GPR[GPR_idx++],
2332                                                                 Load));
2333           }
2334           if (GPR_idx != NumGPRs && Arg.getValueType() == MVT::f64 && !isPPC64){
2335             SDValue ConstFour = DAG.getConstant(4, PtrOff.getValueType());
2336             PtrOff = DAG.getNode(ISD::ADD, PtrVT, PtrOff, ConstFour);
2337             SDValue Load = DAG.getLoad(PtrVT, Store, PtrOff, NULL, 0);
2338             MemOpChains.push_back(Load.getValue(1));
2339             if (isMachoABI) RegsToPass.push_back(std::make_pair(GPR[GPR_idx++],
2340                                                                 Load));
2341           }
2342         } else {
2343           // If we have any FPRs remaining, we may also have GPRs remaining.
2344           // Args passed in FPRs consume either 1 (f32) or 2 (f64) available
2345           // GPRs.
2346           if (isMachoABI) {
2347             if (GPR_idx != NumGPRs)
2348               ++GPR_idx;
2349             if (GPR_idx != NumGPRs && Arg.getValueType() == MVT::f64 &&
2350                 !isPPC64)  // PPC64 has 64-bit GPR's obviously :)
2351               ++GPR_idx;
2352           }
2353         }
2354       } else {
2355         LowerMemOpCallTo(DAG, MF, Chain, Arg, PtrOff, SPDiff, ArgOffset,
2356                          isPPC64, isTailCall, false, MemOpChains,
2357                          TailCallArguments);
2358         inMem = true;
2359       }
2360       if (inMem || isMachoABI) {
2361         // Stack align in ELF
2362         if (isELF32_ABI && Align)
2363           ArgOffset += ((ArgOffset/4) % 2) * PtrByteSize;
2364         if (isPPC64)
2365           ArgOffset += 8;
2366         else
2367           ArgOffset += Arg.getValueType() == MVT::f32 ? 4 : 8;
2368       }
2369       break;
2370     case MVT::v4f32:
2371     case MVT::v4i32:
2372     case MVT::v8i16:
2373     case MVT::v16i8:
2374       if (isVarArg) {
2375         // These go aligned on the stack, or in the corresponding R registers
2376         // when within range.  The Darwin PPC ABI doc claims they also go in 
2377         // V registers; in fact gcc does this only for arguments that are
2378         // prototyped, not for those that match the ...  We do it for all
2379         // arguments, seems to work.
2380         while (ArgOffset % 16 !=0) {
2381           ArgOffset += PtrByteSize;
2382           if (GPR_idx != NumGPRs)
2383             GPR_idx++;
2384         }
2385         // We could elide this store in the case where the object fits
2386         // entirely in R registers.  Maybe later.
2387         PtrOff = DAG.getNode(ISD::ADD, PtrVT, StackPtr, 
2388                             DAG.getConstant(ArgOffset, PtrVT));
2389         SDValue Store = DAG.getStore(Chain, Arg, PtrOff, NULL, 0);
2390         MemOpChains.push_back(Store);
2391         if (VR_idx != NumVRs) {
2392           SDValue Load = DAG.getLoad(MVT::v4f32, Store, PtrOff, NULL, 0);
2393           MemOpChains.push_back(Load.getValue(1));
2394           RegsToPass.push_back(std::make_pair(VR[VR_idx++], Load));
2395         }
2396         ArgOffset += 16;
2397         for (unsigned i=0; i<16; i+=PtrByteSize) {
2398           if (GPR_idx == NumGPRs)
2399             break;
2400           SDValue Ix = DAG.getNode(ISD::ADD, PtrVT, PtrOff,
2401                                   DAG.getConstant(i, PtrVT));
2402           SDValue Load = DAG.getLoad(PtrVT, Store, Ix, NULL, 0);
2403           MemOpChains.push_back(Load.getValue(1));
2404           RegsToPass.push_back(std::make_pair(GPR[GPR_idx++], Load));
2405         }
2406         break;
2407       }
2408
2409       // Non-varargs Altivec params generally go in registers, but have
2410       // stack space allocated at the end.
2411       if (VR_idx != NumVRs) {
2412         // Doesn't have GPR space allocated.
2413         RegsToPass.push_back(std::make_pair(VR[VR_idx++], Arg));
2414       } else if (nAltivecParamsAtEnd==0) {
2415         // We are emitting Altivec params in order.
2416         LowerMemOpCallTo(DAG, MF, Chain, Arg, PtrOff, SPDiff, ArgOffset,
2417                          isPPC64, isTailCall, true, MemOpChains,
2418                          TailCallArguments);
2419         ArgOffset += 16;
2420       }
2421       break;
2422     }
2423   }
2424   // If all Altivec parameters fit in registers, as they usually do,
2425   // they get stack space following the non-Altivec parameters.  We
2426   // don't track this here because nobody below needs it.
2427   // If there are more Altivec parameters than fit in registers emit
2428   // the stores here.
2429   if (!isVarArg && nAltivecParamsAtEnd > NumVRs) {
2430     unsigned j = 0;
2431     // Offset is aligned; skip 1st 12 params which go in V registers.
2432     ArgOffset = ((ArgOffset+15)/16)*16;
2433     ArgOffset += 12*16;
2434     for (unsigned i = 0; i != NumOps; ++i) {
2435       SDValue Arg = TheCall->getArg(i);
2436       MVT ArgType = Arg.getValueType();
2437       if (ArgType==MVT::v4f32 || ArgType==MVT::v4i32 ||
2438           ArgType==MVT::v8i16 || ArgType==MVT::v16i8) {
2439         if (++j > NumVRs) {
2440           SDValue PtrOff;
2441           // We are emitting Altivec params in order.
2442           LowerMemOpCallTo(DAG, MF, Chain, Arg, PtrOff, SPDiff, ArgOffset,
2443                            isPPC64, isTailCall, true, MemOpChains,
2444                            TailCallArguments);
2445           ArgOffset += 16;
2446         }
2447       }
2448     }
2449   }
2450
2451   if (!MemOpChains.empty())
2452     Chain = DAG.getNode(ISD::TokenFactor, MVT::Other,
2453                         &MemOpChains[0], MemOpChains.size());
2454   
2455   // Build a sequence of copy-to-reg nodes chained together with token chain
2456   // and flag operands which copy the outgoing args into the appropriate regs.
2457   SDValue InFlag;
2458   for (unsigned i = 0, e = RegsToPass.size(); i != e; ++i) {
2459     Chain = DAG.getCopyToReg(Chain, RegsToPass[i].first, RegsToPass[i].second,
2460                              InFlag);
2461     InFlag = Chain.getValue(1);
2462   }
2463  
2464   // With the ELF 32 ABI, set CR6 to true if this is a vararg call.
2465   if (isVarArg && isELF32_ABI) {
2466     SDValue SetCR(DAG.getTargetNode(PPC::CRSET, MVT::i32), 0);
2467     Chain = DAG.getCopyToReg(Chain, PPC::CR1EQ, SetCR, InFlag);
2468     InFlag = Chain.getValue(1);
2469   }
2470
2471   // Emit a sequence of copyto/copyfrom virtual registers for arguments that
2472   // might overwrite each other in case of tail call optimization.
2473   if (isTailCall) {
2474     SmallVector<SDValue, 8> MemOpChains2;
2475     // Do not flag preceeding copytoreg stuff together with the following stuff.
2476     InFlag = SDValue();
2477     StoreTailCallArgumentsToStackSlot(DAG, Chain, TailCallArguments,
2478                                       MemOpChains2);
2479     if (!MemOpChains2.empty())
2480       Chain = DAG.getNode(ISD::TokenFactor, MVT::Other,
2481                           &MemOpChains2[0], MemOpChains2.size());
2482
2483     // Store the return address to the appropriate stack slot.
2484     Chain = EmitTailCallStoreFPAndRetAddr(DAG, MF, Chain, LROp, FPOp, SPDiff,
2485                                           isPPC64, isMachoABI);
2486   }
2487
2488   // Emit callseq_end just before tailcall node.
2489   if (isTailCall) {
2490     SmallVector<SDValue, 8> CallSeqOps;
2491     SDVTList CallSeqNodeTys = DAG.getVTList(MVT::Other, MVT::Flag);
2492     CallSeqOps.push_back(Chain);
2493     CallSeqOps.push_back(DAG.getIntPtrConstant(NumBytes, true));
2494     CallSeqOps.push_back(DAG.getIntPtrConstant(0, true));
2495     if (InFlag.getNode())
2496       CallSeqOps.push_back(InFlag);
2497     Chain = DAG.getNode(ISD::CALLSEQ_END, CallSeqNodeTys, &CallSeqOps[0],
2498                         CallSeqOps.size());
2499     InFlag = Chain.getValue(1);
2500   }
2501
2502   std::vector<MVT> NodeTys;
2503   NodeTys.push_back(MVT::Other);   // Returns a chain
2504   NodeTys.push_back(MVT::Flag);    // Returns a flag for retval copy to use.
2505
2506   SmallVector<SDValue, 8> Ops;
2507   unsigned CallOpc = isMachoABI? PPCISD::CALL_Macho : PPCISD::CALL_ELF;
2508   
2509   // If the callee is a GlobalAddress/ExternalSymbol node (quite common, every
2510   // direct call is) turn it into a TargetGlobalAddress/TargetExternalSymbol
2511   // node so that legalize doesn't hack it.
2512   if (GlobalAddressSDNode *G = dyn_cast<GlobalAddressSDNode>(Callee))
2513     Callee = DAG.getTargetGlobalAddress(G->getGlobal(), Callee.getValueType());
2514   else if (ExternalSymbolSDNode *S = dyn_cast<ExternalSymbolSDNode>(Callee))
2515     Callee = DAG.getTargetExternalSymbol(S->getSymbol(), Callee.getValueType());
2516   else if (SDNode *Dest = isBLACompatibleAddress(Callee, DAG))
2517     // If this is an absolute destination address, use the munged value.
2518     Callee = SDValue(Dest, 0);
2519   else {
2520     // Otherwise, this is an indirect call.  We have to use a MTCTR/BCTRL pair
2521     // to do the call, we can't use PPCISD::CALL.
2522     SDValue MTCTROps[] = {Chain, Callee, InFlag};
2523     Chain = DAG.getNode(PPCISD::MTCTR, NodeTys, MTCTROps,
2524                         2 + (InFlag.getNode() != 0));
2525     InFlag = Chain.getValue(1);
2526     
2527     // Copy the callee address into R12/X12 on darwin.
2528     if (isMachoABI) {
2529       unsigned Reg = Callee.getValueType() == MVT::i32 ? PPC::R12 : PPC::X12;
2530       Chain = DAG.getCopyToReg(Chain, Reg, Callee, InFlag);
2531       InFlag = Chain.getValue(1);
2532     }
2533
2534     NodeTys.clear();
2535     NodeTys.push_back(MVT::Other);
2536     NodeTys.push_back(MVT::Flag);
2537     Ops.push_back(Chain);
2538     CallOpc = isMachoABI ? PPCISD::BCTRL_Macho : PPCISD::BCTRL_ELF;
2539     Callee.setNode(0);
2540     // Add CTR register as callee so a bctr can be emitted later.
2541     if (isTailCall)
2542       Ops.push_back(DAG.getRegister(PPC::CTR, getPointerTy()));
2543   }
2544
2545   // If this is a direct call, pass the chain and the callee.
2546   if (Callee.getNode()) {
2547     Ops.push_back(Chain);
2548     Ops.push_back(Callee);
2549   }
2550   // If this is a tail call add stack pointer delta.
2551   if (isTailCall)
2552     Ops.push_back(DAG.getConstant(SPDiff, MVT::i32));
2553
2554   // Add argument registers to the end of the list so that they are known live
2555   // into the call.
2556   for (unsigned i = 0, e = RegsToPass.size(); i != e; ++i)
2557     Ops.push_back(DAG.getRegister(RegsToPass[i].first, 
2558                                   RegsToPass[i].second.getValueType()));
2559
2560   // When performing tail call optimization the callee pops its arguments off
2561   // the stack. Account for this here so these bytes can be pushed back on in
2562   // PPCRegisterInfo::eliminateCallFramePseudoInstr.
2563   int BytesCalleePops =
2564     (CC==CallingConv::Fast && PerformTailCallOpt) ? NumBytes : 0;
2565
2566   if (InFlag.getNode())
2567     Ops.push_back(InFlag);
2568
2569   // Emit tail call.
2570   if (isTailCall) {
2571     assert(InFlag.getNode() &&
2572            "Flag must be set. Depend on flag being set in LowerRET");
2573     Chain = DAG.getNode(PPCISD::TAILCALL,
2574                         TheCall->getVTList(), &Ops[0], Ops.size());
2575     return SDValue(Chain.getNode(), Op.getResNo());
2576   }
2577
2578   Chain = DAG.getNode(CallOpc, NodeTys, &Ops[0], Ops.size());
2579   InFlag = Chain.getValue(1);
2580
2581   Chain = DAG.getCALLSEQ_END(Chain, DAG.getIntPtrConstant(NumBytes, true),
2582                              DAG.getIntPtrConstant(BytesCalleePops, true),
2583                              InFlag);
2584   if (TheCall->getValueType(0) != MVT::Other)
2585     InFlag = Chain.getValue(1);
2586
2587   SmallVector<SDValue, 16> ResultVals;
2588   SmallVector<CCValAssign, 16> RVLocs;
2589   unsigned CallerCC = DAG.getMachineFunction().getFunction()->getCallingConv();
2590   CCState CCInfo(CallerCC, isVarArg, TM, RVLocs);
2591   CCInfo.AnalyzeCallResult(TheCall, RetCC_PPC);
2592   
2593   // Copy all of the result registers out of their specified physreg.
2594   for (unsigned i = 0, e = RVLocs.size(); i != e; ++i) {
2595     CCValAssign &VA = RVLocs[i];
2596     MVT VT = VA.getValVT();
2597     assert(VA.isRegLoc() && "Can only return in registers!");
2598     Chain = DAG.getCopyFromReg(Chain, VA.getLocReg(), VT, InFlag).getValue(1);
2599     ResultVals.push_back(Chain.getValue(0));
2600     InFlag = Chain.getValue(2);
2601   }
2602
2603   // If the function returns void, just return the chain.
2604   if (RVLocs.empty())
2605     return Chain;
2606   
2607   // Otherwise, merge everything together with a MERGE_VALUES node.
2608   ResultVals.push_back(Chain);
2609   SDValue Res = DAG.getNode(ISD::MERGE_VALUES, TheCall->getVTList(),
2610                             &ResultVals[0], ResultVals.size());
2611   return Res.getValue(Op.getResNo());
2612 }
2613
2614 SDValue PPCTargetLowering::LowerRET(SDValue Op, SelectionDAG &DAG, 
2615                                       TargetMachine &TM) {
2616   SmallVector<CCValAssign, 16> RVLocs;
2617   unsigned CC = DAG.getMachineFunction().getFunction()->getCallingConv();
2618   bool isVarArg = DAG.getMachineFunction().getFunction()->isVarArg();
2619   CCState CCInfo(CC, isVarArg, TM, RVLocs);
2620   CCInfo.AnalyzeReturn(Op.getNode(), RetCC_PPC);
2621   
2622   // If this is the first return lowered for this function, add the regs to the
2623   // liveout set for the function.
2624   if (DAG.getMachineFunction().getRegInfo().liveout_empty()) {
2625     for (unsigned i = 0; i != RVLocs.size(); ++i)
2626       DAG.getMachineFunction().getRegInfo().addLiveOut(RVLocs[i].getLocReg());
2627   }
2628
2629   SDValue Chain = Op.getOperand(0);
2630
2631   Chain = GetPossiblePreceedingTailCall(Chain, PPCISD::TAILCALL);
2632   if (Chain.getOpcode() == PPCISD::TAILCALL) {
2633     SDValue TailCall = Chain;
2634     SDValue TargetAddress = TailCall.getOperand(1);
2635     SDValue StackAdjustment = TailCall.getOperand(2);
2636
2637     assert(((TargetAddress.getOpcode() == ISD::Register &&
2638              cast<RegisterSDNode>(TargetAddress)->getReg() == PPC::CTR) ||
2639             TargetAddress.getOpcode() == ISD::TargetExternalSymbol ||
2640             TargetAddress.getOpcode() == ISD::TargetGlobalAddress ||
2641             isa<ConstantSDNode>(TargetAddress)) &&
2642     "Expecting an global address, external symbol, absolute value or register");
2643
2644     assert(StackAdjustment.getOpcode() == ISD::Constant &&
2645            "Expecting a const value");
2646
2647     SmallVector<SDValue,8> Operands;
2648     Operands.push_back(Chain.getOperand(0));
2649     Operands.push_back(TargetAddress);
2650     Operands.push_back(StackAdjustment);
2651     // Copy registers used by the call. Last operand is a flag so it is not
2652     // copied.
2653     for (unsigned i=3; i < TailCall.getNumOperands()-1; i++) {
2654       Operands.push_back(Chain.getOperand(i));
2655     }
2656     return DAG.getNode(PPCISD::TC_RETURN, MVT::Other, &Operands[0],
2657                        Operands.size());
2658   }
2659
2660   SDValue Flag;
2661   
2662   // Copy the result values into the output registers.
2663   for (unsigned i = 0; i != RVLocs.size(); ++i) {
2664     CCValAssign &VA = RVLocs[i];
2665     assert(VA.isRegLoc() && "Can only return in registers!");
2666     Chain = DAG.getCopyToReg(Chain, VA.getLocReg(), Op.getOperand(i*2+1), Flag);
2667     Flag = Chain.getValue(1);
2668   }
2669
2670   if (Flag.getNode())
2671     return DAG.getNode(PPCISD::RET_FLAG, MVT::Other, Chain, Flag);
2672   else
2673     return DAG.getNode(PPCISD::RET_FLAG, MVT::Other, Chain);
2674 }
2675
2676 SDValue PPCTargetLowering::LowerSTACKRESTORE(SDValue Op, SelectionDAG &DAG,
2677                                    const PPCSubtarget &Subtarget) {
2678   // When we pop the dynamic allocation we need to restore the SP link.
2679   
2680   // Get the corect type for pointers.
2681   MVT PtrVT = DAG.getTargetLoweringInfo().getPointerTy();
2682
2683   // Construct the stack pointer operand.
2684   bool IsPPC64 = Subtarget.isPPC64();
2685   unsigned SP = IsPPC64 ? PPC::X1 : PPC::R1;
2686   SDValue StackPtr = DAG.getRegister(SP, PtrVT);
2687
2688   // Get the operands for the STACKRESTORE.
2689   SDValue Chain = Op.getOperand(0);
2690   SDValue SaveSP = Op.getOperand(1);
2691   
2692   // Load the old link SP.
2693   SDValue LoadLinkSP = DAG.getLoad(PtrVT, Chain, StackPtr, NULL, 0);
2694   
2695   // Restore the stack pointer.
2696   Chain = DAG.getCopyToReg(LoadLinkSP.getValue(1), SP, SaveSP);
2697   
2698   // Store the old link SP.
2699   return DAG.getStore(Chain, LoadLinkSP, StackPtr, NULL, 0);
2700 }
2701
2702
2703
2704 SDValue
2705 PPCTargetLowering::getReturnAddrFrameIndex(SelectionDAG & DAG) const {
2706   MachineFunction &MF = DAG.getMachineFunction();
2707   bool IsPPC64 = PPCSubTarget.isPPC64();
2708   bool isMachoABI = PPCSubTarget.isMachoABI();
2709   MVT PtrVT = DAG.getTargetLoweringInfo().getPointerTy();
2710
2711   // Get current frame pointer save index.  The users of this index will be
2712   // primarily DYNALLOC instructions.
2713   PPCFunctionInfo *FI = MF.getInfo<PPCFunctionInfo>();
2714   int RASI = FI->getReturnAddrSaveIndex();
2715
2716   // If the frame pointer save index hasn't been defined yet.
2717   if (!RASI) {
2718     // Find out what the fix offset of the frame pointer save area.
2719     int LROffset = PPCFrameInfo::getReturnSaveOffset(IsPPC64, isMachoABI);
2720     // Allocate the frame index for frame pointer save area.
2721     RASI = MF.getFrameInfo()->CreateFixedObject(IsPPC64? 8 : 4, LROffset);
2722     // Save the result.
2723     FI->setReturnAddrSaveIndex(RASI);
2724   }
2725   return DAG.getFrameIndex(RASI, PtrVT);
2726 }
2727
2728 SDValue
2729 PPCTargetLowering::getFramePointerFrameIndex(SelectionDAG & DAG) const {
2730   MachineFunction &MF = DAG.getMachineFunction();
2731   bool IsPPC64 = PPCSubTarget.isPPC64();
2732   bool isMachoABI = PPCSubTarget.isMachoABI();
2733   MVT PtrVT = DAG.getTargetLoweringInfo().getPointerTy();
2734
2735   // Get current frame pointer save index.  The users of this index will be
2736   // primarily DYNALLOC instructions.
2737   PPCFunctionInfo *FI = MF.getInfo<PPCFunctionInfo>();
2738   int FPSI = FI->getFramePointerSaveIndex();
2739
2740   // If the frame pointer save index hasn't been defined yet.
2741   if (!FPSI) {
2742     // Find out what the fix offset of the frame pointer save area.
2743     int FPOffset = PPCFrameInfo::getFramePointerSaveOffset(IsPPC64, isMachoABI);
2744     
2745     // Allocate the frame index for frame pointer save area.
2746     FPSI = MF.getFrameInfo()->CreateFixedObject(IsPPC64? 8 : 4, FPOffset); 
2747     // Save the result.
2748     FI->setFramePointerSaveIndex(FPSI);                      
2749   }
2750   return DAG.getFrameIndex(FPSI, PtrVT);
2751 }
2752
2753 SDValue PPCTargetLowering::LowerDYNAMIC_STACKALLOC(SDValue Op,
2754                                          SelectionDAG &DAG,
2755                                          const PPCSubtarget &Subtarget) {
2756   // Get the inputs.
2757   SDValue Chain = Op.getOperand(0);
2758   SDValue Size  = Op.getOperand(1);
2759   
2760   // Get the corect type for pointers.
2761   MVT PtrVT = DAG.getTargetLoweringInfo().getPointerTy();
2762   // Negate the size.
2763   SDValue NegSize = DAG.getNode(ISD::SUB, PtrVT,
2764                                   DAG.getConstant(0, PtrVT), Size);
2765   // Construct a node for the frame pointer save index.
2766   SDValue FPSIdx = getFramePointerFrameIndex(DAG);
2767   // Build a DYNALLOC node.
2768   SDValue Ops[3] = { Chain, NegSize, FPSIdx };
2769   SDVTList VTs = DAG.getVTList(PtrVT, MVT::Other);
2770   return DAG.getNode(PPCISD::DYNALLOC, VTs, Ops, 3);
2771 }
2772
2773 /// LowerSELECT_CC - Lower floating point select_cc's into fsel instruction when
2774 /// possible.
2775 SDValue PPCTargetLowering::LowerSELECT_CC(SDValue Op, SelectionDAG &DAG) {
2776   // Not FP? Not a fsel.
2777   if (!Op.getOperand(0).getValueType().isFloatingPoint() ||
2778       !Op.getOperand(2).getValueType().isFloatingPoint())
2779     return SDValue();
2780   
2781   ISD::CondCode CC = cast<CondCodeSDNode>(Op.getOperand(4))->get();
2782   
2783   // Cannot handle SETEQ/SETNE.
2784   if (CC == ISD::SETEQ || CC == ISD::SETNE) return SDValue();
2785   
2786   MVT ResVT = Op.getValueType();
2787   MVT CmpVT = Op.getOperand(0).getValueType();
2788   SDValue LHS = Op.getOperand(0), RHS = Op.getOperand(1);
2789   SDValue TV  = Op.getOperand(2), FV  = Op.getOperand(3);
2790   
2791   // If the RHS of the comparison is a 0.0, we don't need to do the
2792   // subtraction at all.
2793   if (isFloatingPointZero(RHS))
2794     switch (CC) {
2795     default: break;       // SETUO etc aren't handled by fsel.
2796     case ISD::SETULT:
2797     case ISD::SETLT:
2798       std::swap(TV, FV);  // fsel is natively setge, swap operands for setlt
2799     case ISD::SETOGE:
2800     case ISD::SETGE:
2801       if (LHS.getValueType() == MVT::f32)   // Comparison is always 64-bits
2802         LHS = DAG.getNode(ISD::FP_EXTEND, MVT::f64, LHS);
2803       return DAG.getNode(PPCISD::FSEL, ResVT, LHS, TV, FV);
2804     case ISD::SETUGT:
2805     case ISD::SETGT:
2806       std::swap(TV, FV);  // fsel is natively setge, swap operands for setlt
2807     case ISD::SETOLE:
2808     case ISD::SETLE:
2809       if (LHS.getValueType() == MVT::f32)   // Comparison is always 64-bits
2810         LHS = DAG.getNode(ISD::FP_EXTEND, MVT::f64, LHS);
2811       return DAG.getNode(PPCISD::FSEL, ResVT,
2812                          DAG.getNode(ISD::FNEG, MVT::f64, LHS), TV, FV);
2813     }
2814       
2815   SDValue Cmp;
2816   switch (CC) {
2817   default: break;       // SETUO etc aren't handled by fsel.
2818   case ISD::SETULT:
2819   case ISD::SETLT:
2820     Cmp = DAG.getNode(ISD::FSUB, CmpVT, LHS, RHS);
2821     if (Cmp.getValueType() == MVT::f32)   // Comparison is always 64-bits
2822       Cmp = DAG.getNode(ISD::FP_EXTEND, MVT::f64, Cmp);
2823       return DAG.getNode(PPCISD::FSEL, ResVT, Cmp, FV, TV);
2824   case ISD::SETOGE:
2825   case ISD::SETGE:
2826     Cmp = DAG.getNode(ISD::FSUB, CmpVT, LHS, RHS);
2827     if (Cmp.getValueType() == MVT::f32)   // Comparison is always 64-bits
2828       Cmp = DAG.getNode(ISD::FP_EXTEND, MVT::f64, Cmp);
2829       return DAG.getNode(PPCISD::FSEL, ResVT, Cmp, TV, FV);
2830   case ISD::SETUGT:
2831   case ISD::SETGT:
2832     Cmp = DAG.getNode(ISD::FSUB, CmpVT, RHS, LHS);
2833     if (Cmp.getValueType() == MVT::f32)   // Comparison is always 64-bits
2834       Cmp = DAG.getNode(ISD::FP_EXTEND, MVT::f64, Cmp);
2835       return DAG.getNode(PPCISD::FSEL, ResVT, Cmp, FV, TV);
2836   case ISD::SETOLE:
2837   case ISD::SETLE:
2838     Cmp = DAG.getNode(ISD::FSUB, CmpVT, RHS, LHS);
2839     if (Cmp.getValueType() == MVT::f32)   // Comparison is always 64-bits
2840       Cmp = DAG.getNode(ISD::FP_EXTEND, MVT::f64, Cmp);
2841       return DAG.getNode(PPCISD::FSEL, ResVT, Cmp, TV, FV);
2842   }
2843   return SDValue();
2844 }
2845
2846 // FIXME: Split this code up when LegalizeDAGTypes lands.
2847 SDValue PPCTargetLowering::LowerFP_TO_SINT(SDValue Op, SelectionDAG &DAG) {
2848   assert(Op.getOperand(0).getValueType().isFloatingPoint());
2849   SDValue Src = Op.getOperand(0);
2850   if (Src.getValueType() == MVT::f32)
2851     Src = DAG.getNode(ISD::FP_EXTEND, MVT::f64, Src);
2852
2853   SDValue Tmp;
2854   switch (Op.getValueType().getSimpleVT()) {
2855   default: assert(0 && "Unhandled FP_TO_SINT type in custom expander!");
2856   case MVT::i32:
2857     Tmp = DAG.getNode(PPCISD::FCTIWZ, MVT::f64, Src);
2858     break;
2859   case MVT::i64:
2860     Tmp = DAG.getNode(PPCISD::FCTIDZ, MVT::f64, Src);
2861     break;
2862   }
2863
2864   // Convert the FP value to an int value through memory.
2865   SDValue FIPtr = DAG.CreateStackTemporary(MVT::f64);
2866
2867   // Emit a store to the stack slot.
2868   SDValue Chain = DAG.getStore(DAG.getEntryNode(), Tmp, FIPtr, NULL, 0);
2869
2870   // Result is a load from the stack slot.  If loading 4 bytes, make sure to
2871   // add in a bias.
2872   if (Op.getValueType() == MVT::i32)
2873     FIPtr = DAG.getNode(ISD::ADD, FIPtr.getValueType(), FIPtr,
2874                         DAG.getConstant(4, FIPtr.getValueType()));
2875   return DAG.getLoad(Op.getValueType(), Chain, FIPtr, NULL, 0);
2876 }
2877
2878 SDValue PPCTargetLowering::LowerSINT_TO_FP(SDValue Op, SelectionDAG &DAG) {
2879   // Don't handle ppc_fp128 here; let it be lowered to a libcall.
2880   if (Op.getValueType() != MVT::f32 && Op.getValueType() != MVT::f64)
2881     return SDValue();
2882
2883   if (Op.getOperand(0).getValueType() == MVT::i64) {
2884     SDValue Bits = DAG.getNode(ISD::BIT_CONVERT, MVT::f64, Op.getOperand(0));
2885     SDValue FP = DAG.getNode(PPCISD::FCFID, MVT::f64, Bits);
2886     if (Op.getValueType() == MVT::f32)
2887       FP = DAG.getNode(ISD::FP_ROUND, MVT::f32, FP, DAG.getIntPtrConstant(0));
2888     return FP;
2889   }
2890   
2891   assert(Op.getOperand(0).getValueType() == MVT::i32 &&
2892          "Unhandled SINT_TO_FP type in custom expander!");
2893   // Since we only generate this in 64-bit mode, we can take advantage of
2894   // 64-bit registers.  In particular, sign extend the input value into the
2895   // 64-bit register with extsw, store the WHOLE 64-bit value into the stack
2896   // then lfd it and fcfid it.
2897   MachineFrameInfo *FrameInfo = DAG.getMachineFunction().getFrameInfo();
2898   int FrameIdx = FrameInfo->CreateStackObject(8, 8);
2899   MVT PtrVT = DAG.getTargetLoweringInfo().getPointerTy();
2900   SDValue FIdx = DAG.getFrameIndex(FrameIdx, PtrVT);
2901   
2902   SDValue Ext64 = DAG.getNode(PPCISD::EXTSW_32, MVT::i32,
2903                                 Op.getOperand(0));
2904   
2905   // STD the extended value into the stack slot.
2906   MachineMemOperand MO(PseudoSourceValue::getFixedStack(FrameIdx),
2907                        MachineMemOperand::MOStore, 0, 8, 8);
2908   SDValue Store = DAG.getNode(PPCISD::STD_32, MVT::Other,
2909                                 DAG.getEntryNode(), Ext64, FIdx,
2910                                 DAG.getMemOperand(MO));
2911   // Load the value as a double.
2912   SDValue Ld = DAG.getLoad(MVT::f64, Store, FIdx, NULL, 0);
2913   
2914   // FCFID it and return it.
2915   SDValue FP = DAG.getNode(PPCISD::FCFID, MVT::f64, Ld);
2916   if (Op.getValueType() == MVT::f32)
2917     FP = DAG.getNode(ISD::FP_ROUND, MVT::f32, FP, DAG.getIntPtrConstant(0));
2918   return FP;
2919 }
2920
2921 SDValue PPCTargetLowering::LowerFLT_ROUNDS_(SDValue Op, SelectionDAG &DAG) {
2922   /*
2923    The rounding mode is in bits 30:31 of FPSR, and has the following
2924    settings:
2925      00 Round to nearest
2926      01 Round to 0
2927      10 Round to +inf
2928      11 Round to -inf
2929
2930   FLT_ROUNDS, on the other hand, expects the following:
2931     -1 Undefined
2932      0 Round to 0
2933      1 Round to nearest
2934      2 Round to +inf
2935      3 Round to -inf
2936
2937   To perform the conversion, we do:
2938     ((FPSCR & 0x3) ^ ((~FPSCR & 0x3) >> 1))
2939   */
2940
2941   MachineFunction &MF = DAG.getMachineFunction();
2942   MVT VT = Op.getValueType();
2943   MVT PtrVT = DAG.getTargetLoweringInfo().getPointerTy();
2944   std::vector<MVT> NodeTys;
2945   SDValue MFFSreg, InFlag;
2946
2947   // Save FP Control Word to register
2948   NodeTys.push_back(MVT::f64);    // return register
2949   NodeTys.push_back(MVT::Flag);   // unused in this context
2950   SDValue Chain = DAG.getNode(PPCISD::MFFS, NodeTys, &InFlag, 0);
2951
2952   // Save FP register to stack slot
2953   int SSFI = MF.getFrameInfo()->CreateStackObject(8, 8);
2954   SDValue StackSlot = DAG.getFrameIndex(SSFI, PtrVT);
2955   SDValue Store = DAG.getStore(DAG.getEntryNode(), Chain,
2956                                  StackSlot, NULL, 0);
2957
2958   // Load FP Control Word from low 32 bits of stack slot.
2959   SDValue Four = DAG.getConstant(4, PtrVT);
2960   SDValue Addr = DAG.getNode(ISD::ADD, PtrVT, StackSlot, Four);
2961   SDValue CWD = DAG.getLoad(MVT::i32, Store, Addr, NULL, 0);
2962
2963   // Transform as necessary
2964   SDValue CWD1 =
2965     DAG.getNode(ISD::AND, MVT::i32,
2966                 CWD, DAG.getConstant(3, MVT::i32));
2967   SDValue CWD2 =
2968     DAG.getNode(ISD::SRL, MVT::i32,
2969                 DAG.getNode(ISD::AND, MVT::i32,
2970                             DAG.getNode(ISD::XOR, MVT::i32,
2971                                         CWD, DAG.getConstant(3, MVT::i32)),
2972                             DAG.getConstant(3, MVT::i32)),
2973                 DAG.getConstant(1, MVT::i32));
2974
2975   SDValue RetVal =
2976     DAG.getNode(ISD::XOR, MVT::i32, CWD1, CWD2);
2977
2978   return DAG.getNode((VT.getSizeInBits() < 16 ?
2979                       ISD::TRUNCATE : ISD::ZERO_EXTEND), VT, RetVal);
2980 }
2981
2982 SDValue PPCTargetLowering::LowerSHL_PARTS(SDValue Op, SelectionDAG &DAG) {
2983   MVT VT = Op.getValueType();
2984   unsigned BitWidth = VT.getSizeInBits();
2985   assert(Op.getNumOperands() == 3 &&
2986          VT == Op.getOperand(1).getValueType() &&
2987          "Unexpected SHL!");
2988   
2989   // Expand into a bunch of logical ops.  Note that these ops
2990   // depend on the PPC behavior for oversized shift amounts.
2991   SDValue Lo = Op.getOperand(0);
2992   SDValue Hi = Op.getOperand(1);
2993   SDValue Amt = Op.getOperand(2);
2994   MVT AmtVT = Amt.getValueType();
2995   
2996   SDValue Tmp1 = DAG.getNode(ISD::SUB, AmtVT,
2997                              DAG.getConstant(BitWidth, AmtVT), Amt);
2998   SDValue Tmp2 = DAG.getNode(PPCISD::SHL, VT, Hi, Amt);
2999   SDValue Tmp3 = DAG.getNode(PPCISD::SRL, VT, Lo, Tmp1);
3000   SDValue Tmp4 = DAG.getNode(ISD::OR , VT, Tmp2, Tmp3);
3001   SDValue Tmp5 = DAG.getNode(ISD::ADD, AmtVT, Amt,
3002                              DAG.getConstant(-BitWidth, AmtVT));
3003   SDValue Tmp6 = DAG.getNode(PPCISD::SHL, VT, Lo, Tmp5);
3004   SDValue OutHi = DAG.getNode(ISD::OR, VT, Tmp4, Tmp6);
3005   SDValue OutLo = DAG.getNode(PPCISD::SHL, VT, Lo, Amt);
3006   SDValue OutOps[] = { OutLo, OutHi };
3007   return DAG.getMergeValues(OutOps, 2);
3008 }
3009
3010 SDValue PPCTargetLowering::LowerSRL_PARTS(SDValue Op, SelectionDAG &DAG) {
3011   MVT VT = Op.getValueType();
3012   unsigned BitWidth = VT.getSizeInBits();
3013   assert(Op.getNumOperands() == 3 &&
3014          VT == Op.getOperand(1).getValueType() &&
3015          "Unexpected SRL!");
3016   
3017   // Expand into a bunch of logical ops.  Note that these ops
3018   // depend on the PPC behavior for oversized shift amounts.
3019   SDValue Lo = Op.getOperand(0);
3020   SDValue Hi = Op.getOperand(1);
3021   SDValue Amt = Op.getOperand(2);
3022   MVT AmtVT = Amt.getValueType();
3023   
3024   SDValue Tmp1 = DAG.getNode(ISD::SUB, AmtVT,
3025                              DAG.getConstant(BitWidth, AmtVT), Amt);
3026   SDValue Tmp2 = DAG.getNode(PPCISD::SRL, VT, Lo, Amt);
3027   SDValue Tmp3 = DAG.getNode(PPCISD::SHL, VT, Hi, Tmp1);
3028   SDValue Tmp4 = DAG.getNode(ISD::OR , VT, Tmp2, Tmp3);
3029   SDValue Tmp5 = DAG.getNode(ISD::ADD, AmtVT, Amt,
3030                              DAG.getConstant(-BitWidth, AmtVT));
3031   SDValue Tmp6 = DAG.getNode(PPCISD::SRL, VT, Hi, Tmp5);
3032   SDValue OutLo = DAG.getNode(ISD::OR, VT, Tmp4, Tmp6);
3033   SDValue OutHi = DAG.getNode(PPCISD::SRL, VT, Hi, Amt);
3034   SDValue OutOps[] = { OutLo, OutHi };
3035   return DAG.getMergeValues(OutOps, 2);
3036 }
3037
3038 SDValue PPCTargetLowering::LowerSRA_PARTS(SDValue Op, SelectionDAG &DAG) {
3039   MVT VT = Op.getValueType();
3040   unsigned BitWidth = VT.getSizeInBits();
3041   assert(Op.getNumOperands() == 3 &&
3042          VT == Op.getOperand(1).getValueType() &&
3043          "Unexpected SRA!");
3044   
3045   // Expand into a bunch of logical ops, followed by a select_cc.
3046   SDValue Lo = Op.getOperand(0);
3047   SDValue Hi = Op.getOperand(1);
3048   SDValue Amt = Op.getOperand(2);
3049   MVT AmtVT = Amt.getValueType();
3050   
3051   SDValue Tmp1 = DAG.getNode(ISD::SUB, AmtVT,
3052                              DAG.getConstant(BitWidth, AmtVT), Amt);
3053   SDValue Tmp2 = DAG.getNode(PPCISD::SRL, VT, Lo, Amt);
3054   SDValue Tmp3 = DAG.getNode(PPCISD::SHL, VT, Hi, Tmp1);
3055   SDValue Tmp4 = DAG.getNode(ISD::OR , VT, Tmp2, Tmp3);
3056   SDValue Tmp5 = DAG.getNode(ISD::ADD, AmtVT, Amt,
3057                              DAG.getConstant(-BitWidth, AmtVT));
3058   SDValue Tmp6 = DAG.getNode(PPCISD::SRA, VT, Hi, Tmp5);
3059   SDValue OutHi = DAG.getNode(PPCISD::SRA, VT, Hi, Amt);
3060   SDValue OutLo = DAG.getSelectCC(Tmp5, DAG.getConstant(0, AmtVT),
3061                                   Tmp4, Tmp6, ISD::SETLE);
3062   SDValue OutOps[] = { OutLo, OutHi };
3063   return DAG.getMergeValues(OutOps, 2);
3064 }
3065
3066 //===----------------------------------------------------------------------===//
3067 // Vector related lowering.
3068 //
3069
3070 // If this is a vector of constants or undefs, get the bits.  A bit in
3071 // UndefBits is set if the corresponding element of the vector is an 
3072 // ISD::UNDEF value.  For undefs, the corresponding VectorBits values are
3073 // zero.   Return true if this is not an array of constants, false if it is.
3074 //
3075 static bool GetConstantBuildVectorBits(SDNode *BV, uint64_t VectorBits[2],
3076                                        uint64_t UndefBits[2]) {
3077   // Start with zero'd results.
3078   VectorBits[0] = VectorBits[1] = UndefBits[0] = UndefBits[1] = 0;
3079   
3080   unsigned EltBitSize = BV->getOperand(0).getValueType().getSizeInBits();
3081   for (unsigned i = 0, e = BV->getNumOperands(); i != e; ++i) {
3082     SDValue OpVal = BV->getOperand(i);
3083     
3084     unsigned PartNo = i >= e/2;     // In the upper 128 bits?
3085     unsigned SlotNo = e/2 - (i & (e/2-1))-1;  // Which subpiece of the uint64_t.
3086
3087     uint64_t EltBits = 0;
3088     if (OpVal.getOpcode() == ISD::UNDEF) {
3089       uint64_t EltUndefBits = ~0U >> (32-EltBitSize);
3090       UndefBits[PartNo] |= EltUndefBits << (SlotNo*EltBitSize);
3091       continue;
3092     } else if (ConstantSDNode *CN = dyn_cast<ConstantSDNode>(OpVal)) {
3093       EltBits = CN->getZExtValue() & (~0U >> (32-EltBitSize));
3094     } else if (ConstantFPSDNode *CN = dyn_cast<ConstantFPSDNode>(OpVal)) {
3095       assert(CN->getValueType(0) == MVT::f32 &&
3096              "Only one legal FP vector type!");
3097       EltBits = FloatToBits(CN->getValueAPF().convertToFloat());
3098     } else {
3099       // Nonconstant element.
3100       return true;
3101     }
3102     
3103     VectorBits[PartNo] |= EltBits << (SlotNo*EltBitSize);
3104   }
3105   
3106   //printf("%llx %llx  %llx %llx\n", 
3107   //       VectorBits[0], VectorBits[1], UndefBits[0], UndefBits[1]);
3108   return false;
3109 }
3110
3111 // If this is a splat (repetition) of a value across the whole vector, return
3112 // the smallest size that splats it.  For example, "0x01010101010101..." is a
3113 // splat of 0x01, 0x0101, and 0x01010101.  We return SplatBits = 0x01 and 
3114 // SplatSize = 1 byte.
3115 static bool isConstantSplat(const uint64_t Bits128[2], 
3116                             const uint64_t Undef128[2],
3117                             unsigned &SplatBits, unsigned &SplatUndef,
3118                             unsigned &SplatSize) {
3119   
3120   // Don't let undefs prevent splats from matching.  See if the top 64-bits are
3121   // the same as the lower 64-bits, ignoring undefs.
3122   if ((Bits128[0] & ~Undef128[1]) != (Bits128[1] & ~Undef128[0]))
3123     return false;  // Can't be a splat if two pieces don't match.
3124   
3125   uint64_t Bits64  = Bits128[0] | Bits128[1];
3126   uint64_t Undef64 = Undef128[0] & Undef128[1];
3127   
3128   // Check that the top 32-bits are the same as the lower 32-bits, ignoring
3129   // undefs.
3130   if ((Bits64 & (~Undef64 >> 32)) != ((Bits64 >> 32) & ~Undef64))
3131     return false;  // Can't be a splat if two pieces don't match.
3132
3133   uint32_t Bits32  = uint32_t(Bits64) | uint32_t(Bits64 >> 32);
3134   uint32_t Undef32 = uint32_t(Undef64) & uint32_t(Undef64 >> 32);
3135
3136   // If the top 16-bits are different than the lower 16-bits, ignoring
3137   // undefs, we have an i32 splat.
3138   if ((Bits32 & (~Undef32 >> 16)) != ((Bits32 >> 16) & ~Undef32)) {
3139     SplatBits = Bits32;
3140     SplatUndef = Undef32;
3141     SplatSize = 4;
3142     return true;
3143   }
3144   
3145   uint16_t Bits16  = uint16_t(Bits32)  | uint16_t(Bits32 >> 16);
3146   uint16_t Undef16 = uint16_t(Undef32) & uint16_t(Undef32 >> 16);
3147
3148   // If the top 8-bits are different than the lower 8-bits, ignoring
3149   // undefs, we have an i16 splat.
3150   if ((Bits16 & (uint16_t(~Undef16) >> 8)) != ((Bits16 >> 8) & ~Undef16)) {
3151     SplatBits = Bits16;
3152     SplatUndef = Undef16;
3153     SplatSize = 2;
3154     return true;
3155   }
3156   
3157   // Otherwise, we have an 8-bit splat.
3158   SplatBits  = uint8_t(Bits16)  | uint8_t(Bits16 >> 8);
3159   SplatUndef = uint8_t(Undef16) & uint8_t(Undef16 >> 8);
3160   SplatSize = 1;
3161   return true;
3162 }
3163
3164 /// BuildSplatI - Build a canonical splati of Val with an element size of
3165 /// SplatSize.  Cast the result to VT.
3166 static SDValue BuildSplatI(int Val, unsigned SplatSize, MVT VT,
3167                              SelectionDAG &DAG) {
3168   assert(Val >= -16 && Val <= 15 && "vsplti is out of range!");
3169
3170   static const MVT VTys[] = { // canonical VT to use for each size.
3171     MVT::v16i8, MVT::v8i16, MVT::Other, MVT::v4i32
3172   };
3173
3174   MVT ReqVT = VT != MVT::Other ? VT : VTys[SplatSize-1];
3175   
3176   // Force vspltis[hw] -1 to vspltisb -1 to canonicalize.
3177   if (Val == -1)
3178     SplatSize = 1;
3179   
3180   MVT CanonicalVT = VTys[SplatSize-1];
3181   
3182   // Build a canonical splat for this value.
3183   SDValue Elt = DAG.getConstant(Val, CanonicalVT.getVectorElementType());
3184   SmallVector<SDValue, 8> Ops;
3185   Ops.assign(CanonicalVT.getVectorNumElements(), Elt);
3186   SDValue Res = DAG.getNode(ISD::BUILD_VECTOR, CanonicalVT,
3187                               &Ops[0], Ops.size());
3188   return DAG.getNode(ISD::BIT_CONVERT, ReqVT, Res);
3189 }
3190
3191 /// BuildIntrinsicOp - Return a binary operator intrinsic node with the
3192 /// specified intrinsic ID.
3193 static SDValue BuildIntrinsicOp(unsigned IID, SDValue LHS, SDValue RHS,
3194                                   SelectionDAG &DAG, 
3195                                   MVT DestVT = MVT::Other) {
3196   if (DestVT == MVT::Other) DestVT = LHS.getValueType();
3197   return DAG.getNode(ISD::INTRINSIC_WO_CHAIN, DestVT,
3198                      DAG.getConstant(IID, MVT::i32), LHS, RHS);
3199 }
3200
3201 /// BuildIntrinsicOp - Return a ternary operator intrinsic node with the
3202 /// specified intrinsic ID.
3203 static SDValue BuildIntrinsicOp(unsigned IID, SDValue Op0, SDValue Op1,
3204                                   SDValue Op2, SelectionDAG &DAG, 
3205                                   MVT DestVT = MVT::Other) {
3206   if (DestVT == MVT::Other) DestVT = Op0.getValueType();
3207   return DAG.getNode(ISD::INTRINSIC_WO_CHAIN, DestVT,
3208                      DAG.getConstant(IID, MVT::i32), Op0, Op1, Op2);
3209 }
3210
3211
3212 /// BuildVSLDOI - Return a VECTOR_SHUFFLE that is a vsldoi of the specified
3213 /// amount.  The result has the specified value type.
3214 static SDValue BuildVSLDOI(SDValue LHS, SDValue RHS, unsigned Amt,
3215                              MVT VT, SelectionDAG &DAG) {
3216   // Force LHS/RHS to be the right type.
3217   LHS = DAG.getNode(ISD::BIT_CONVERT, MVT::v16i8, LHS);
3218   RHS = DAG.getNode(ISD::BIT_CONVERT, MVT::v16i8, RHS);
3219
3220   SDValue Ops[16];
3221   for (unsigned i = 0; i != 16; ++i)
3222     Ops[i] = DAG.getConstant(i+Amt, MVT::i8);
3223   SDValue T = DAG.getNode(ISD::VECTOR_SHUFFLE, MVT::v16i8, LHS, RHS,
3224                             DAG.getNode(ISD::BUILD_VECTOR, MVT::v16i8, Ops,16));
3225   return DAG.getNode(ISD::BIT_CONVERT, VT, T);
3226 }
3227
3228 // If this is a case we can't handle, return null and let the default
3229 // expansion code take care of it.  If we CAN select this case, and if it
3230 // selects to a single instruction, return Op.  Otherwise, if we can codegen
3231 // this case more efficiently than a constant pool load, lower it to the
3232 // sequence of ops that should be used.
3233 SDValue PPCTargetLowering::LowerBUILD_VECTOR(SDValue Op, 
3234                                                SelectionDAG &DAG) {
3235   // If this is a vector of constants or undefs, get the bits.  A bit in
3236   // UndefBits is set if the corresponding element of the vector is an 
3237   // ISD::UNDEF value.  For undefs, the corresponding VectorBits values are
3238   // zero. 
3239   uint64_t VectorBits[2];
3240   uint64_t UndefBits[2];
3241   if (GetConstantBuildVectorBits(Op.getNode(), VectorBits, UndefBits))
3242     return SDValue();   // Not a constant vector.
3243   
3244   // If this is a splat (repetition) of a value across the whole vector, return
3245   // the smallest size that splats it.  For example, "0x01010101010101..." is a
3246   // splat of 0x01, 0x0101, and 0x01010101.  We return SplatBits = 0x01 and 
3247   // SplatSize = 1 byte.
3248   unsigned SplatBits, SplatUndef, SplatSize;
3249   if (isConstantSplat(VectorBits, UndefBits, SplatBits, SplatUndef, SplatSize)){
3250     bool HasAnyUndefs = (UndefBits[0] | UndefBits[1]) != 0;
3251     
3252     // First, handle single instruction cases.
3253     
3254     // All zeros?
3255     if (SplatBits == 0) {
3256       // Canonicalize all zero vectors to be v4i32.
3257       if (Op.getValueType() != MVT::v4i32 || HasAnyUndefs) {
3258         SDValue Z = DAG.getConstant(0, MVT::i32);
3259         Z = DAG.getNode(ISD::BUILD_VECTOR, MVT::v4i32, Z, Z, Z, Z);
3260         Op = DAG.getNode(ISD::BIT_CONVERT, Op.getValueType(), Z);
3261       }
3262       return Op;
3263     }
3264
3265     // If the sign extended value is in the range [-16,15], use VSPLTI[bhw].
3266     int32_t SextVal= int32_t(SplatBits << (32-8*SplatSize)) >> (32-8*SplatSize);
3267     if (SextVal >= -16 && SextVal <= 15)
3268       return BuildSplatI(SextVal, SplatSize, Op.getValueType(), DAG);
3269     
3270     
3271     // Two instruction sequences.
3272     
3273     // If this value is in the range [-32,30] and is even, use:
3274     //    tmp = VSPLTI[bhw], result = add tmp, tmp
3275     if (SextVal >= -32 && SextVal <= 30 && (SextVal & 1) == 0) {
3276       SDValue Res = BuildSplatI(SextVal >> 1, SplatSize, MVT::Other, DAG);
3277       Res = DAG.getNode(ISD::ADD, Res.getValueType(), Res, Res);
3278       return DAG.getNode(ISD::BIT_CONVERT, Op.getValueType(), Res);
3279     }
3280     
3281     // If this is 0x8000_0000 x 4, turn into vspltisw + vslw.  If it is 
3282     // 0x7FFF_FFFF x 4, turn it into not(0x8000_0000).  This is important
3283     // for fneg/fabs.
3284     if (SplatSize == 4 && SplatBits == (0x7FFFFFFF&~SplatUndef)) {
3285       // Make -1 and vspltisw -1:
3286       SDValue OnesV = BuildSplatI(-1, 4, MVT::v4i32, DAG);
3287       
3288       // Make the VSLW intrinsic, computing 0x8000_0000.
3289       SDValue Res = BuildIntrinsicOp(Intrinsic::ppc_altivec_vslw, OnesV, 
3290                                        OnesV, DAG);
3291       
3292       // xor by OnesV to invert it.
3293       Res = DAG.getNode(ISD::XOR, MVT::v4i32, Res, OnesV);
3294       return DAG.getNode(ISD::BIT_CONVERT, Op.getValueType(), Res);
3295     }
3296
3297     // Check to see if this is a wide variety of vsplti*, binop self cases.
3298     unsigned SplatBitSize = SplatSize*8;
3299     static const signed char SplatCsts[] = {
3300       -1, 1, -2, 2, -3, 3, -4, 4, -5, 5, -6, 6, -7, 7,
3301       -8, 8, -9, 9, -10, 10, -11, 11, -12, 12, -13, 13, 14, -14, 15, -15, -16
3302     };
3303     
3304     for (unsigned idx = 0; idx < array_lengthof(SplatCsts); ++idx) {
3305       // Indirect through the SplatCsts array so that we favor 'vsplti -1' for
3306       // cases which are ambiguous (e.g. formation of 0x8000_0000).  'vsplti -1'
3307       int i = SplatCsts[idx];
3308       
3309       // Figure out what shift amount will be used by altivec if shifted by i in
3310       // this splat size.
3311       unsigned TypeShiftAmt = i & (SplatBitSize-1);
3312       
3313       // vsplti + shl self.
3314       if (SextVal == (i << (int)TypeShiftAmt)) {
3315         SDValue Res = BuildSplatI(i, SplatSize, MVT::Other, DAG);
3316         static const unsigned IIDs[] = { // Intrinsic to use for each size.
3317           Intrinsic::ppc_altivec_vslb, Intrinsic::ppc_altivec_vslh, 0,
3318           Intrinsic::ppc_altivec_vslw
3319         };
3320         Res = BuildIntrinsicOp(IIDs[SplatSize-1], Res, Res, DAG);
3321         return DAG.getNode(ISD::BIT_CONVERT, Op.getValueType(), Res);
3322       }
3323       
3324       // vsplti + srl self.
3325       if (SextVal == (int)((unsigned)i >> TypeShiftAmt)) {
3326         SDValue Res = BuildSplatI(i, SplatSize, MVT::Other, DAG);
3327         static const unsigned IIDs[] = { // Intrinsic to use for each size.
3328           Intrinsic::ppc_altivec_vsrb, Intrinsic::ppc_altivec_vsrh, 0,
3329           Intrinsic::ppc_altivec_vsrw
3330         };
3331         Res = BuildIntrinsicOp(IIDs[SplatSize-1], Res, Res, DAG);
3332         return DAG.getNode(ISD::BIT_CONVERT, Op.getValueType(), Res);
3333       }
3334       
3335       // vsplti + sra self.
3336       if (SextVal == (int)((unsigned)i >> TypeShiftAmt)) {
3337         SDValue Res = BuildSplatI(i, SplatSize, MVT::Other, DAG);
3338         static const unsigned IIDs[] = { // Intrinsic to use for each size.
3339           Intrinsic::ppc_altivec_vsrab, Intrinsic::ppc_altivec_vsrah, 0,
3340           Intrinsic::ppc_altivec_vsraw
3341         };
3342         Res = BuildIntrinsicOp(IIDs[SplatSize-1], Res, Res, DAG);
3343         return DAG.getNode(ISD::BIT_CONVERT, Op.getValueType(), Res);
3344       }
3345       
3346       // vsplti + rol self.
3347       if (SextVal == (int)(((unsigned)i << TypeShiftAmt) |
3348                            ((unsigned)i >> (SplatBitSize-TypeShiftAmt)))) {
3349         SDValue Res = BuildSplatI(i, SplatSize, MVT::Other, DAG);
3350         static const unsigned IIDs[] = { // Intrinsic to use for each size.
3351           Intrinsic::ppc_altivec_vrlb, Intrinsic::ppc_altivec_vrlh, 0,
3352           Intrinsic::ppc_altivec_vrlw
3353         };
3354         Res = BuildIntrinsicOp(IIDs[SplatSize-1], Res, Res, DAG);
3355         return DAG.getNode(ISD::BIT_CONVERT, Op.getValueType(), Res);
3356       }
3357
3358       // t = vsplti c, result = vsldoi t, t, 1
3359       if (SextVal == ((i << 8) | (i >> (TypeShiftAmt-8)))) {
3360         SDValue T = BuildSplatI(i, SplatSize, MVT::v16i8, DAG);
3361         return BuildVSLDOI(T, T, 1, Op.getValueType(), DAG);
3362       }
3363       // t = vsplti c, result = vsldoi t, t, 2
3364       if (SextVal == ((i << 16) | (i >> (TypeShiftAmt-16)))) {
3365         SDValue T = BuildSplatI(i, SplatSize, MVT::v16i8, DAG);
3366         return BuildVSLDOI(T, T, 2, Op.getValueType(), DAG);
3367       }
3368       // t = vsplti c, result = vsldoi t, t, 3
3369       if (SextVal == ((i << 24) | (i >> (TypeShiftAmt-24)))) {
3370         SDValue T = BuildSplatI(i, SplatSize, MVT::v16i8, DAG);
3371         return BuildVSLDOI(T, T, 3, Op.getValueType(), DAG);
3372       }
3373     }
3374     
3375     // Three instruction sequences.
3376     
3377     // Odd, in range [17,31]:  (vsplti C)-(vsplti -16).
3378     if (SextVal >= 0 && SextVal <= 31) {
3379       SDValue LHS = BuildSplatI(SextVal-16, SplatSize, MVT::Other, DAG);
3380       SDValue RHS = BuildSplatI(-16, SplatSize, MVT::Other, DAG);
3381       LHS = DAG.getNode(ISD::SUB, LHS.getValueType(), LHS, RHS);
3382       return DAG.getNode(ISD::BIT_CONVERT, Op.getValueType(), LHS);
3383     }
3384     // Odd, in range [-31,-17]:  (vsplti C)+(vsplti -16).
3385     if (SextVal >= -31 && SextVal <= 0) {
3386       SDValue LHS = BuildSplatI(SextVal+16, SplatSize, MVT::Other, DAG);
3387       SDValue RHS = BuildSplatI(-16, SplatSize, MVT::Other, DAG);
3388       LHS = DAG.getNode(ISD::ADD, LHS.getValueType(), LHS, RHS);
3389       return DAG.getNode(ISD::BIT_CONVERT, Op.getValueType(), LHS);
3390     }
3391   }
3392     
3393   return SDValue();
3394 }
3395
3396 /// GeneratePerfectShuffle - Given an entry in the perfect-shuffle table, emit
3397 /// the specified operations to build the shuffle.
3398 static SDValue GeneratePerfectShuffle(unsigned PFEntry, SDValue LHS,
3399                                         SDValue RHS, SelectionDAG &DAG) {
3400   unsigned OpNum = (PFEntry >> 26) & 0x0F;
3401   unsigned LHSID = (PFEntry >> 13) & ((1 << 13)-1);
3402   unsigned RHSID = (PFEntry >>  0) & ((1 << 13)-1);
3403   
3404   enum {
3405     OP_COPY = 0,  // Copy, used for things like <u,u,u,3> to say it is <0,1,2,3>
3406     OP_VMRGHW,
3407     OP_VMRGLW,
3408     OP_VSPLTISW0,
3409     OP_VSPLTISW1,
3410     OP_VSPLTISW2,
3411     OP_VSPLTISW3,
3412     OP_VSLDOI4,
3413     OP_VSLDOI8,
3414     OP_VSLDOI12
3415   };
3416   
3417   if (OpNum == OP_COPY) {
3418     if (LHSID == (1*9+2)*9+3) return LHS;
3419     assert(LHSID == ((4*9+5)*9+6)*9+7 && "Illegal OP_COPY!");
3420     return RHS;
3421   }
3422   
3423   SDValue OpLHS, OpRHS;
3424   OpLHS = GeneratePerfectShuffle(PerfectShuffleTable[LHSID], LHS, RHS, DAG);
3425   OpRHS = GeneratePerfectShuffle(PerfectShuffleTable[RHSID], LHS, RHS, DAG);
3426   
3427   unsigned ShufIdxs[16];
3428   switch (OpNum) {
3429   default: assert(0 && "Unknown i32 permute!");
3430   case OP_VMRGHW:
3431     ShufIdxs[ 0] =  0; ShufIdxs[ 1] =  1; ShufIdxs[ 2] =  2; ShufIdxs[ 3] =  3;
3432     ShufIdxs[ 4] = 16; ShufIdxs[ 5] = 17; ShufIdxs[ 6] = 18; ShufIdxs[ 7] = 19;
3433     ShufIdxs[ 8] =  4; ShufIdxs[ 9] =  5; ShufIdxs[10] =  6; ShufIdxs[11] =  7;
3434     ShufIdxs[12] = 20; ShufIdxs[13] = 21; ShufIdxs[14] = 22; ShufIdxs[15] = 23;
3435     break;
3436   case OP_VMRGLW:
3437     ShufIdxs[ 0] =  8; ShufIdxs[ 1] =  9; ShufIdxs[ 2] = 10; ShufIdxs[ 3] = 11;
3438     ShufIdxs[ 4] = 24; ShufIdxs[ 5] = 25; ShufIdxs[ 6] = 26; ShufIdxs[ 7] = 27;
3439     ShufIdxs[ 8] = 12; ShufIdxs[ 9] = 13; ShufIdxs[10] = 14; ShufIdxs[11] = 15;
3440     ShufIdxs[12] = 28; ShufIdxs[13] = 29; ShufIdxs[14] = 30; ShufIdxs[15] = 31;
3441     break;
3442   case OP_VSPLTISW0:
3443     for (unsigned i = 0; i != 16; ++i)
3444       ShufIdxs[i] = (i&3)+0;
3445     break;
3446   case OP_VSPLTISW1:
3447     for (unsigned i = 0; i != 16; ++i)
3448       ShufIdxs[i] = (i&3)+4;
3449     break;
3450   case OP_VSPLTISW2:
3451     for (unsigned i = 0; i != 16; ++i)
3452       ShufIdxs[i] = (i&3)+8;
3453     break;
3454   case OP_VSPLTISW3:
3455     for (unsigned i = 0; i != 16; ++i)
3456       ShufIdxs[i] = (i&3)+12;
3457     break;
3458   case OP_VSLDOI4:
3459     return BuildVSLDOI(OpLHS, OpRHS, 4, OpLHS.getValueType(), DAG);
3460   case OP_VSLDOI8:
3461     return BuildVSLDOI(OpLHS, OpRHS, 8, OpLHS.getValueType(), DAG);
3462   case OP_VSLDOI12:
3463     return BuildVSLDOI(OpLHS, OpRHS, 12, OpLHS.getValueType(), DAG);
3464   }
3465   SDValue Ops[16];
3466   for (unsigned i = 0; i != 16; ++i)
3467     Ops[i] = DAG.getConstant(ShufIdxs[i], MVT::i8);
3468   
3469   return DAG.getNode(ISD::VECTOR_SHUFFLE, OpLHS.getValueType(), OpLHS, OpRHS,
3470                      DAG.getNode(ISD::BUILD_VECTOR, MVT::v16i8, Ops, 16));
3471 }
3472
3473 /// LowerVECTOR_SHUFFLE - Return the code we lower for VECTOR_SHUFFLE.  If this
3474 /// is a shuffle we can handle in a single instruction, return it.  Otherwise,
3475 /// return the code it can be lowered into.  Worst case, it can always be
3476 /// lowered into a vperm.
3477 SDValue PPCTargetLowering::LowerVECTOR_SHUFFLE(SDValue Op, 
3478                                                  SelectionDAG &DAG) {
3479   SDValue V1 = Op.getOperand(0);
3480   SDValue V2 = Op.getOperand(1);
3481   SDValue PermMask = Op.getOperand(2);
3482   
3483   // Cases that are handled by instructions that take permute immediates
3484   // (such as vsplt*) should be left as VECTOR_SHUFFLE nodes so they can be
3485   // selected by the instruction selector.
3486   if (V2.getOpcode() == ISD::UNDEF) {
3487     if (PPC::isSplatShuffleMask(PermMask.getNode(), 1) ||
3488         PPC::isSplatShuffleMask(PermMask.getNode(), 2) ||
3489         PPC::isSplatShuffleMask(PermMask.getNode(), 4) ||
3490         PPC::isVPKUWUMShuffleMask(PermMask.getNode(), true) ||
3491         PPC::isVPKUHUMShuffleMask(PermMask.getNode(), true) ||
3492         PPC::isVSLDOIShuffleMask(PermMask.getNode(), true) != -1 ||
3493         PPC::isVMRGLShuffleMask(PermMask.getNode(), 1, true) ||
3494         PPC::isVMRGLShuffleMask(PermMask.getNode(), 2, true) ||
3495         PPC::isVMRGLShuffleMask(PermMask.getNode(), 4, true) ||
3496         PPC::isVMRGHShuffleMask(PermMask.getNode(), 1, true) ||
3497         PPC::isVMRGHShuffleMask(PermMask.getNode(), 2, true) ||
3498         PPC::isVMRGHShuffleMask(PermMask.getNode(), 4, true)) {
3499       return Op;
3500     }
3501   }
3502   
3503   // Altivec has a variety of "shuffle immediates" that take two vector inputs
3504   // and produce a fixed permutation.  If any of these match, do not lower to
3505   // VPERM.
3506   if (PPC::isVPKUWUMShuffleMask(PermMask.getNode(), false) ||
3507       PPC::isVPKUHUMShuffleMask(PermMask.getNode(), false) ||
3508       PPC::isVSLDOIShuffleMask(PermMask.getNode(), false) != -1 ||
3509       PPC::isVMRGLShuffleMask(PermMask.getNode(), 1, false) ||
3510       PPC::isVMRGLShuffleMask(PermMask.getNode(), 2, false) ||
3511       PPC::isVMRGLShuffleMask(PermMask.getNode(), 4, false) ||
3512       PPC::isVMRGHShuffleMask(PermMask.getNode(), 1, false) ||
3513       PPC::isVMRGHShuffleMask(PermMask.getNode(), 2, false) ||
3514       PPC::isVMRGHShuffleMask(PermMask.getNode(), 4, false))
3515     return Op;
3516   
3517   // Check to see if this is a shuffle of 4-byte values.  If so, we can use our
3518   // perfect shuffle table to emit an optimal matching sequence.
3519   unsigned PFIndexes[4];
3520   bool isFourElementShuffle = true;
3521   for (unsigned i = 0; i != 4 && isFourElementShuffle; ++i) { // Element number
3522     unsigned EltNo = 8;   // Start out undef.
3523     for (unsigned j = 0; j != 4; ++j) {  // Intra-element byte.
3524       if (PermMask.getOperand(i*4+j).getOpcode() == ISD::UNDEF)
3525         continue;   // Undef, ignore it.
3526       
3527       unsigned ByteSource = 
3528         cast<ConstantSDNode>(PermMask.getOperand(i*4+j))->getZExtValue();
3529       if ((ByteSource & 3) != j) {
3530         isFourElementShuffle = false;
3531         break;
3532       }
3533       
3534       if (EltNo == 8) {
3535         EltNo = ByteSource/4;
3536       } else if (EltNo != ByteSource/4) {
3537         isFourElementShuffle = false;
3538         break;
3539       }
3540     }
3541     PFIndexes[i] = EltNo;
3542   }
3543     
3544   // If this shuffle can be expressed as a shuffle of 4-byte elements, use the 
3545   // perfect shuffle vector to determine if it is cost effective to do this as
3546   // discrete instructions, or whether we should use a vperm.
3547   if (isFourElementShuffle) {
3548     // Compute the index in the perfect shuffle table.
3549     unsigned PFTableIndex = 
3550       PFIndexes[0]*9*9*9+PFIndexes[1]*9*9+PFIndexes[2]*9+PFIndexes[3];
3551     
3552     unsigned PFEntry = PerfectShuffleTable[PFTableIndex];
3553     unsigned Cost  = (PFEntry >> 30);
3554     
3555     // Determining when to avoid vperm is tricky.  Many things affect the cost
3556     // of vperm, particularly how many times the perm mask needs to be computed.
3557     // For example, if the perm mask can be hoisted out of a loop or is already
3558     // used (perhaps because there are multiple permutes with the same shuffle
3559     // mask?) the vperm has a cost of 1.  OTOH, hoisting the permute mask out of
3560     // the loop requires an extra register.
3561     //
3562     // As a compromise, we only emit discrete instructions if the shuffle can be
3563     // generated in 3 or fewer operations.  When we have loop information 
3564     // available, if this block is within a loop, we should avoid using vperm
3565     // for 3-operation perms and use a constant pool load instead.
3566     if (Cost < 3) 
3567       return GeneratePerfectShuffle(PFEntry, V1, V2, DAG);
3568   }
3569   
3570   // Lower this to a VPERM(V1, V2, V3) expression, where V3 is a constant
3571   // vector that will get spilled to the constant pool.
3572   if (V2.getOpcode() == ISD::UNDEF) V2 = V1;
3573   
3574   // The SHUFFLE_VECTOR mask is almost exactly what we want for vperm, except
3575   // that it is in input element units, not in bytes.  Convert now.
3576   MVT EltVT = V1.getValueType().getVectorElementType();
3577   unsigned BytesPerElement = EltVT.getSizeInBits()/8;
3578   
3579   SmallVector<SDValue, 16> ResultMask;
3580   for (unsigned i = 0, e = PermMask.getNumOperands(); i != e; ++i) {
3581     unsigned SrcElt;
3582     if (PermMask.getOperand(i).getOpcode() == ISD::UNDEF)
3583       SrcElt = 0;
3584     else 
3585       SrcElt = cast<ConstantSDNode>(PermMask.getOperand(i))->getZExtValue();
3586     
3587     for (unsigned j = 0; j != BytesPerElement; ++j)
3588       ResultMask.push_back(DAG.getConstant(SrcElt*BytesPerElement+j,
3589                                            MVT::i8));
3590   }
3591   
3592   SDValue VPermMask = DAG.getNode(ISD::BUILD_VECTOR, MVT::v16i8,
3593                                     &ResultMask[0], ResultMask.size());
3594   return DAG.getNode(PPCISD::VPERM, V1.getValueType(), V1, V2, VPermMask);
3595 }
3596
3597 /// getAltivecCompareInfo - Given an intrinsic, return false if it is not an
3598 /// altivec comparison.  If it is, return true and fill in Opc/isDot with
3599 /// information about the intrinsic.
3600 static bool getAltivecCompareInfo(SDValue Intrin, int &CompareOpc,
3601                                   bool &isDot) {
3602   unsigned IntrinsicID =
3603     cast<ConstantSDNode>(Intrin.getOperand(0))->getZExtValue();
3604   CompareOpc = -1;
3605   isDot = false;
3606   switch (IntrinsicID) {
3607   default: return false;
3608     // Comparison predicates.
3609   case Intrinsic::ppc_altivec_vcmpbfp_p:  CompareOpc = 966; isDot = 1; break;
3610   case Intrinsic::ppc_altivec_vcmpeqfp_p: CompareOpc = 198; isDot = 1; break;
3611   case Intrinsic::ppc_altivec_vcmpequb_p: CompareOpc =   6; isDot = 1; break;
3612   case Intrinsic::ppc_altivec_vcmpequh_p: CompareOpc =  70; isDot = 1; break;
3613   case Intrinsic::ppc_altivec_vcmpequw_p: CompareOpc = 134; isDot = 1; break;
3614   case Intrinsic::ppc_altivec_vcmpgefp_p: CompareOpc = 454; isDot = 1; break;
3615   case Intrinsic::ppc_altivec_vcmpgtfp_p: CompareOpc = 710; isDot = 1; break;
3616   case Intrinsic::ppc_altivec_vcmpgtsb_p: CompareOpc = 774; isDot = 1; break;
3617   case Intrinsic::ppc_altivec_vcmpgtsh_p: CompareOpc = 838; isDot = 1; break;
3618   case Intrinsic::ppc_altivec_vcmpgtsw_p: CompareOpc = 902; isDot = 1; break;
3619   case Intrinsic::ppc_altivec_vcmpgtub_p: CompareOpc = 518; isDot = 1; break;
3620   case Intrinsic::ppc_altivec_vcmpgtuh_p: CompareOpc = 582; isDot = 1; break;
3621   case Intrinsic::ppc_altivec_vcmpgtuw_p: CompareOpc = 646; isDot = 1; break;
3622     
3623     // Normal Comparisons.
3624   case Intrinsic::ppc_altivec_vcmpbfp:    CompareOpc = 966; isDot = 0; break;
3625   case Intrinsic::ppc_altivec_vcmpeqfp:   CompareOpc = 198; isDot = 0; break;
3626   case Intrinsic::ppc_altivec_vcmpequb:   CompareOpc =   6; isDot = 0; break;
3627   case Intrinsic::ppc_altivec_vcmpequh:   CompareOpc =  70; isDot = 0; break;
3628   case Intrinsic::ppc_altivec_vcmpequw:   CompareOpc = 134; isDot = 0; break;
3629   case Intrinsic::ppc_altivec_vcmpgefp:   CompareOpc = 454; isDot = 0; break;
3630   case Intrinsic::ppc_altivec_vcmpgtfp:   CompareOpc = 710; isDot = 0; break;
3631   case Intrinsic::ppc_altivec_vcmpgtsb:   CompareOpc = 774; isDot = 0; break;
3632   case Intrinsic::ppc_altivec_vcmpgtsh:   CompareOpc = 838; isDot = 0; break;
3633   case Intrinsic::ppc_altivec_vcmpgtsw:   CompareOpc = 902; isDot = 0; break;
3634   case Intrinsic::ppc_altivec_vcmpgtub:   CompareOpc = 518; isDot = 0; break;
3635   case Intrinsic::ppc_altivec_vcmpgtuh:   CompareOpc = 582; isDot = 0; break;
3636   case Intrinsic::ppc_altivec_vcmpgtuw:   CompareOpc = 646; isDot = 0; break;
3637   }
3638   return true;
3639 }
3640
3641 /// LowerINTRINSIC_WO_CHAIN - If this is an intrinsic that we want to custom
3642 /// lower, do it, otherwise return null.
3643 SDValue PPCTargetLowering::LowerINTRINSIC_WO_CHAIN(SDValue Op, 
3644                                                      SelectionDAG &DAG) {
3645   // If this is a lowered altivec predicate compare, CompareOpc is set to the
3646   // opcode number of the comparison.
3647   int CompareOpc;
3648   bool isDot;
3649   if (!getAltivecCompareInfo(Op, CompareOpc, isDot))
3650     return SDValue();    // Don't custom lower most intrinsics.
3651   
3652   // If this is a non-dot comparison, make the VCMP node and we are done.
3653   if (!isDot) {
3654     SDValue Tmp = DAG.getNode(PPCISD::VCMP, Op.getOperand(2).getValueType(),
3655                                 Op.getOperand(1), Op.getOperand(2),
3656                                 DAG.getConstant(CompareOpc, MVT::i32));
3657     return DAG.getNode(ISD::BIT_CONVERT, Op.getValueType(), Tmp);
3658   }
3659   
3660   // Create the PPCISD altivec 'dot' comparison node.
3661   SDValue Ops[] = {
3662     Op.getOperand(2),  // LHS
3663     Op.getOperand(3),  // RHS
3664     DAG.getConstant(CompareOpc, MVT::i32)
3665   };
3666   std::vector<MVT> VTs;
3667   VTs.push_back(Op.getOperand(2).getValueType());
3668   VTs.push_back(MVT::Flag);
3669   SDValue CompNode = DAG.getNode(PPCISD::VCMPo, VTs, Ops, 3);
3670   
3671   // Now that we have the comparison, emit a copy from the CR to a GPR.
3672   // This is flagged to the above dot comparison.
3673   SDValue Flags = DAG.getNode(PPCISD::MFCR, MVT::i32,
3674                                 DAG.getRegister(PPC::CR6, MVT::i32),
3675                                 CompNode.getValue(1)); 
3676   
3677   // Unpack the result based on how the target uses it.
3678   unsigned BitNo;   // Bit # of CR6.
3679   bool InvertBit;   // Invert result?
3680   switch (cast<ConstantSDNode>(Op.getOperand(1))->getZExtValue()) {
3681   default:  // Can't happen, don't crash on invalid number though.
3682   case 0:   // Return the value of the EQ bit of CR6.
3683     BitNo = 0; InvertBit = false;
3684     break;
3685   case 1:   // Return the inverted value of the EQ bit of CR6.
3686     BitNo = 0; InvertBit = true;
3687     break;
3688   case 2:   // Return the value of the LT bit of CR6.
3689     BitNo = 2; InvertBit = false;
3690     break;
3691   case 3:   // Return the inverted value of the LT bit of CR6.
3692     BitNo = 2; InvertBit = true;
3693     break;
3694   }
3695   
3696   // Shift the bit into the low position.
3697   Flags = DAG.getNode(ISD::SRL, MVT::i32, Flags,
3698                       DAG.getConstant(8-(3-BitNo), MVT::i32));
3699   // Isolate the bit.
3700   Flags = DAG.getNode(ISD::AND, MVT::i32, Flags,
3701                       DAG.getConstant(1, MVT::i32));
3702   
3703   // If we are supposed to, toggle the bit.
3704   if (InvertBit)
3705     Flags = DAG.getNode(ISD::XOR, MVT::i32, Flags,
3706                         DAG.getConstant(1, MVT::i32));
3707   return Flags;
3708 }
3709
3710 SDValue PPCTargetLowering::LowerSCALAR_TO_VECTOR(SDValue Op, 
3711                                                    SelectionDAG &DAG) {
3712   // Create a stack slot that is 16-byte aligned.
3713   MachineFrameInfo *FrameInfo = DAG.getMachineFunction().getFrameInfo();
3714   int FrameIdx = FrameInfo->CreateStackObject(16, 16);
3715   MVT PtrVT = DAG.getTargetLoweringInfo().getPointerTy();
3716   SDValue FIdx = DAG.getFrameIndex(FrameIdx, PtrVT);
3717   
3718   // Store the input value into Value#0 of the stack slot.
3719   SDValue Store = DAG.getStore(DAG.getEntryNode(),
3720                                  Op.getOperand(0), FIdx, NULL, 0);
3721   // Load it out.
3722   return DAG.getLoad(Op.getValueType(), Store, FIdx, NULL, 0);
3723 }
3724
3725 SDValue PPCTargetLowering::LowerMUL(SDValue Op, SelectionDAG &DAG) {
3726   if (Op.getValueType() == MVT::v4i32) {
3727     SDValue LHS = Op.getOperand(0), RHS = Op.getOperand(1);
3728     
3729     SDValue Zero  = BuildSplatI(  0, 1, MVT::v4i32, DAG);
3730     SDValue Neg16 = BuildSplatI(-16, 4, MVT::v4i32, DAG); // +16 as shift amt.
3731     
3732     SDValue RHSSwap =   // = vrlw RHS, 16
3733       BuildIntrinsicOp(Intrinsic::ppc_altivec_vrlw, RHS, Neg16, DAG);
3734     
3735     // Shrinkify inputs to v8i16.
3736     LHS = DAG.getNode(ISD::BIT_CONVERT, MVT::v8i16, LHS);
3737     RHS = DAG.getNode(ISD::BIT_CONVERT, MVT::v8i16, RHS);
3738     RHSSwap = DAG.getNode(ISD::BIT_CONVERT, MVT::v8i16, RHSSwap);
3739     
3740     // Low parts multiplied together, generating 32-bit results (we ignore the
3741     // top parts).
3742     SDValue LoProd = BuildIntrinsicOp(Intrinsic::ppc_altivec_vmulouh,
3743                                         LHS, RHS, DAG, MVT::v4i32);
3744     
3745     SDValue HiProd = BuildIntrinsicOp(Intrinsic::ppc_altivec_vmsumuhm,
3746                                         LHS, RHSSwap, Zero, DAG, MVT::v4i32);
3747     // Shift the high parts up 16 bits.
3748     HiProd = BuildIntrinsicOp(Intrinsic::ppc_altivec_vslw, HiProd, Neg16, DAG);
3749     return DAG.getNode(ISD::ADD, MVT::v4i32, LoProd, HiProd);
3750   } else if (Op.getValueType() == MVT::v8i16) {
3751     SDValue LHS = Op.getOperand(0), RHS = Op.getOperand(1);
3752     
3753     SDValue Zero = BuildSplatI(0, 1, MVT::v8i16, DAG);
3754
3755     return BuildIntrinsicOp(Intrinsic::ppc_altivec_vmladduhm,
3756                             LHS, RHS, Zero, DAG);
3757   } else if (Op.getValueType() == MVT::v16i8) {
3758     SDValue LHS = Op.getOperand(0), RHS = Op.getOperand(1);
3759     
3760     // Multiply the even 8-bit parts, producing 16-bit sums.
3761     SDValue EvenParts = BuildIntrinsicOp(Intrinsic::ppc_altivec_vmuleub,
3762                                            LHS, RHS, DAG, MVT::v8i16);
3763     EvenParts = DAG.getNode(ISD::BIT_CONVERT, MVT::v16i8, EvenParts);
3764     
3765     // Multiply the odd 8-bit parts, producing 16-bit sums.
3766     SDValue OddParts = BuildIntrinsicOp(Intrinsic::ppc_altivec_vmuloub,
3767                                           LHS, RHS, DAG, MVT::v8i16);
3768     OddParts = DAG.getNode(ISD::BIT_CONVERT, MVT::v16i8, OddParts);
3769     
3770     // Merge the results together.
3771     SDValue Ops[16];
3772     for (unsigned i = 0; i != 8; ++i) {
3773       Ops[i*2  ] = DAG.getConstant(2*i+1, MVT::i8);
3774       Ops[i*2+1] = DAG.getConstant(2*i+1+16, MVT::i8);
3775     }
3776     return DAG.getNode(ISD::VECTOR_SHUFFLE, MVT::v16i8, EvenParts, OddParts,
3777                        DAG.getNode(ISD::BUILD_VECTOR, MVT::v16i8, Ops, 16));
3778   } else {
3779     assert(0 && "Unknown mul to lower!");
3780     abort();
3781   }
3782 }
3783
3784 /// LowerOperation - Provide custom lowering hooks for some operations.
3785 ///
3786 SDValue PPCTargetLowering::LowerOperation(SDValue Op, SelectionDAG &DAG) {
3787   switch (Op.getOpcode()) {
3788   default: assert(0 && "Wasn't expecting to be able to lower this!"); 
3789   case ISD::ConstantPool:       return LowerConstantPool(Op, DAG);
3790   case ISD::GlobalAddress:      return LowerGlobalAddress(Op, DAG);
3791   case ISD::GlobalTLSAddress:   return LowerGlobalTLSAddress(Op, DAG);
3792   case ISD::JumpTable:          return LowerJumpTable(Op, DAG);
3793   case ISD::SETCC:              return LowerSETCC(Op, DAG);
3794   case ISD::TRAMPOLINE:         return LowerTRAMPOLINE(Op, DAG);
3795   case ISD::VASTART:            
3796     return LowerVASTART(Op, DAG, VarArgsFrameIndex, VarArgsStackOffset,
3797                         VarArgsNumGPR, VarArgsNumFPR, PPCSubTarget);
3798   
3799   case ISD::VAARG:            
3800     return LowerVAARG(Op, DAG, VarArgsFrameIndex, VarArgsStackOffset,
3801                       VarArgsNumGPR, VarArgsNumFPR, PPCSubTarget);
3802
3803   case ISD::FORMAL_ARGUMENTS:
3804     return LowerFORMAL_ARGUMENTS(Op, DAG, VarArgsFrameIndex, 
3805                                  VarArgsStackOffset, VarArgsNumGPR,
3806                                  VarArgsNumFPR, PPCSubTarget);
3807
3808   case ISD::CALL:               return LowerCALL(Op, DAG, PPCSubTarget,
3809                                                  getTargetMachine());
3810   case ISD::RET:                return LowerRET(Op, DAG, getTargetMachine());
3811   case ISD::STACKRESTORE:       return LowerSTACKRESTORE(Op, DAG, PPCSubTarget);
3812   case ISD::DYNAMIC_STACKALLOC:
3813     return LowerDYNAMIC_STACKALLOC(Op, DAG, PPCSubTarget);
3814
3815   case ISD::SELECT_CC:          return LowerSELECT_CC(Op, DAG);
3816   case ISD::FP_TO_SINT:         return LowerFP_TO_SINT(Op, DAG);
3817   case ISD::SINT_TO_FP:         return LowerSINT_TO_FP(Op, DAG);
3818   case ISD::FLT_ROUNDS_:        return LowerFLT_ROUNDS_(Op, DAG);
3819
3820   // Lower 64-bit shifts.
3821   case ISD::SHL_PARTS:          return LowerSHL_PARTS(Op, DAG);
3822   case ISD::SRL_PARTS:          return LowerSRL_PARTS(Op, DAG);
3823   case ISD::SRA_PARTS:          return LowerSRA_PARTS(Op, DAG);
3824
3825   // Vector-related lowering.
3826   case ISD::BUILD_VECTOR:       return LowerBUILD_VECTOR(Op, DAG);
3827   case ISD::VECTOR_SHUFFLE:     return LowerVECTOR_SHUFFLE(Op, DAG);
3828   case ISD::INTRINSIC_WO_CHAIN: return LowerINTRINSIC_WO_CHAIN(Op, DAG);
3829   case ISD::SCALAR_TO_VECTOR:   return LowerSCALAR_TO_VECTOR(Op, DAG);
3830   case ISD::MUL:                return LowerMUL(Op, DAG);
3831   
3832   // Frame & Return address.
3833   case ISD::RETURNADDR:         return LowerRETURNADDR(Op, DAG);
3834   case ISD::FRAMEADDR:          return LowerFRAMEADDR(Op, DAG);
3835   }
3836   return SDValue();
3837 }
3838
3839 void PPCTargetLowering::ReplaceNodeResults(SDNode *N,
3840                                            SmallVectorImpl<SDValue>&Results,
3841                                            SelectionDAG &DAG) {
3842   switch (N->getOpcode()) {
3843   default:
3844     assert(false && "Do not know how to custom type legalize this operation!");
3845     return;
3846   case ISD::FP_ROUND_INREG: {
3847     assert(N->getValueType(0) == MVT::ppcf128);
3848     assert(N->getOperand(0).getValueType() == MVT::ppcf128);
3849     SDValue Lo = DAG.getNode(ISD::EXTRACT_ELEMENT, MVT::f64, N->getOperand(0),
3850                              DAG.getIntPtrConstant(0));
3851     SDValue Hi = DAG.getNode(ISD::EXTRACT_ELEMENT, MVT::f64, N->getOperand(0),
3852                              DAG.getIntPtrConstant(1));
3853
3854     // This sequence changes FPSCR to do round-to-zero, adds the two halves
3855     // of the long double, and puts FPSCR back the way it was.  We do not
3856     // actually model FPSCR.
3857     std::vector<MVT> NodeTys;
3858     SDValue Ops[4], Result, MFFSreg, InFlag, FPreg;
3859
3860     NodeTys.push_back(MVT::f64);   // Return register
3861     NodeTys.push_back(MVT::Flag);    // Returns a flag for later insns
3862     Result = DAG.getNode(PPCISD::MFFS, NodeTys, &InFlag, 0);
3863     MFFSreg = Result.getValue(0);
3864     InFlag = Result.getValue(1);
3865
3866     NodeTys.clear();
3867     NodeTys.push_back(MVT::Flag);   // Returns a flag
3868     Ops[0] = DAG.getConstant(31, MVT::i32);
3869     Ops[1] = InFlag;
3870     Result = DAG.getNode(PPCISD::MTFSB1, NodeTys, Ops, 2);
3871     InFlag = Result.getValue(0);
3872
3873     NodeTys.clear();
3874     NodeTys.push_back(MVT::Flag);   // Returns a flag
3875     Ops[0] = DAG.getConstant(30, MVT::i32);
3876     Ops[1] = InFlag;
3877     Result = DAG.getNode(PPCISD::MTFSB0, NodeTys, Ops, 2);
3878     InFlag = Result.getValue(0);
3879
3880     NodeTys.clear();
3881     NodeTys.push_back(MVT::f64);    // result of add
3882     NodeTys.push_back(MVT::Flag);   // Returns a flag
3883     Ops[0] = Lo;
3884     Ops[1] = Hi;
3885     Ops[2] = InFlag;
3886     Result = DAG.getNode(PPCISD::FADDRTZ, NodeTys, Ops, 3);
3887     FPreg = Result.getValue(0);
3888     InFlag = Result.getValue(1);
3889
3890     NodeTys.clear();
3891     NodeTys.push_back(MVT::f64);
3892     Ops[0] = DAG.getConstant(1, MVT::i32);
3893     Ops[1] = MFFSreg;
3894     Ops[2] = FPreg;
3895     Ops[3] = InFlag;
3896     Result = DAG.getNode(PPCISD::MTFSF, NodeTys, Ops, 4);
3897     FPreg = Result.getValue(0);
3898
3899     // We know the low half is about to be thrown away, so just use something
3900     // convenient.
3901     Results.push_back(DAG.getNode(ISD::BUILD_PAIR, MVT::ppcf128, FPreg, FPreg));
3902     return;
3903   }
3904   case ISD::FP_TO_SINT:
3905     Results.push_back(LowerFP_TO_SINT(SDValue(N, 0), DAG));
3906     return;
3907   }
3908 }
3909
3910
3911 //===----------------------------------------------------------------------===//
3912 //  Other Lowering Code
3913 //===----------------------------------------------------------------------===//
3914
3915 MachineBasicBlock *
3916 PPCTargetLowering::EmitAtomicBinary(MachineInstr *MI, MachineBasicBlock *BB,
3917                                     bool is64bit, unsigned BinOpcode) {
3918   // This also handles ATOMIC_SWAP, indicated by BinOpcode==0.
3919   const TargetInstrInfo *TII = getTargetMachine().getInstrInfo();
3920
3921   const BasicBlock *LLVM_BB = BB->getBasicBlock();
3922   MachineFunction *F = BB->getParent();
3923   MachineFunction::iterator It = BB;
3924   ++It;
3925
3926   unsigned dest = MI->getOperand(0).getReg();
3927   unsigned ptrA = MI->getOperand(1).getReg();
3928   unsigned ptrB = MI->getOperand(2).getReg();
3929   unsigned incr = MI->getOperand(3).getReg();
3930
3931   MachineBasicBlock *loopMBB = F->CreateMachineBasicBlock(LLVM_BB);
3932   MachineBasicBlock *exitMBB = F->CreateMachineBasicBlock(LLVM_BB);
3933   F->insert(It, loopMBB);
3934   F->insert(It, exitMBB);
3935   exitMBB->transferSuccessors(BB);
3936
3937   MachineRegisterInfo &RegInfo = F->getRegInfo();
3938   unsigned TmpReg = (!BinOpcode) ? incr :
3939     RegInfo.createVirtualRegister(
3940        is64bit ? (const TargetRegisterClass *) &PPC::G8RCRegClass :
3941                  (const TargetRegisterClass *) &PPC::GPRCRegClass);
3942
3943   //  thisMBB:
3944   //   ...
3945   //   fallthrough --> loopMBB
3946   BB->addSuccessor(loopMBB);
3947
3948   //  loopMBB:
3949   //   l[wd]arx dest, ptr
3950   //   add r0, dest, incr
3951   //   st[wd]cx. r0, ptr
3952   //   bne- loopMBB
3953   //   fallthrough --> exitMBB
3954   BB = loopMBB;
3955   BuildMI(BB, TII->get(is64bit ? PPC::LDARX : PPC::LWARX), dest)
3956     .addReg(ptrA).addReg(ptrB);
3957   if (BinOpcode)
3958     BuildMI(BB, TII->get(BinOpcode), TmpReg).addReg(incr).addReg(dest);
3959   BuildMI(BB, TII->get(is64bit ? PPC::STDCX : PPC::STWCX))
3960     .addReg(TmpReg).addReg(ptrA).addReg(ptrB);
3961   BuildMI(BB, TII->get(PPC::BCC))
3962     .addImm(PPC::PRED_NE).addReg(PPC::CR0).addMBB(loopMBB);    
3963   BB->addSuccessor(loopMBB);
3964   BB->addSuccessor(exitMBB);
3965
3966   //  exitMBB:
3967   //   ...
3968   BB = exitMBB;
3969   return BB;
3970 }
3971
3972 MachineBasicBlock *
3973 PPCTargetLowering::EmitPartwordAtomicBinary(MachineInstr *MI, 
3974                                             MachineBasicBlock *BB,
3975                                             bool is8bit,    // operation
3976                                             unsigned BinOpcode) {
3977   // This also handles ATOMIC_SWAP, indicated by BinOpcode==0.
3978   const TargetInstrInfo *TII = getTargetMachine().getInstrInfo();
3979   // In 64 bit mode we have to use 64 bits for addresses, even though the
3980   // lwarx/stwcx are 32 bits.  With the 32-bit atomics we can use address
3981   // registers without caring whether they're 32 or 64, but here we're
3982   // doing actual arithmetic on the addresses.
3983   bool is64bit = PPCSubTarget.isPPC64();
3984
3985   const BasicBlock *LLVM_BB = BB->getBasicBlock();
3986   MachineFunction *F = BB->getParent();
3987   MachineFunction::iterator It = BB;
3988   ++It;
3989
3990   unsigned dest = MI->getOperand(0).getReg();
3991   unsigned ptrA = MI->getOperand(1).getReg();
3992   unsigned ptrB = MI->getOperand(2).getReg();
3993   unsigned incr = MI->getOperand(3).getReg();
3994
3995   MachineBasicBlock *loopMBB = F->CreateMachineBasicBlock(LLVM_BB);
3996   MachineBasicBlock *exitMBB = F->CreateMachineBasicBlock(LLVM_BB);
3997   F->insert(It, loopMBB);
3998   F->insert(It, exitMBB);
3999   exitMBB->transferSuccessors(BB);
4000
4001   MachineRegisterInfo &RegInfo = F->getRegInfo();
4002   const TargetRegisterClass *RC = 
4003     is64bit ? (const TargetRegisterClass *) &PPC::G8RCRegClass :
4004               (const TargetRegisterClass *) &PPC::GPRCRegClass;
4005   unsigned PtrReg = RegInfo.createVirtualRegister(RC);
4006   unsigned Shift1Reg = RegInfo.createVirtualRegister(RC);
4007   unsigned ShiftReg = RegInfo.createVirtualRegister(RC);
4008   unsigned Incr2Reg = RegInfo.createVirtualRegister(RC);
4009   unsigned MaskReg = RegInfo.createVirtualRegister(RC);
4010   unsigned Mask2Reg = RegInfo.createVirtualRegister(RC);
4011   unsigned Mask3Reg = RegInfo.createVirtualRegister(RC);
4012   unsigned Tmp2Reg = RegInfo.createVirtualRegister(RC);
4013   unsigned Tmp3Reg = RegInfo.createVirtualRegister(RC);
4014   unsigned Tmp4Reg = RegInfo.createVirtualRegister(RC);
4015   unsigned TmpDestReg = RegInfo.createVirtualRegister(RC);
4016   unsigned Ptr1Reg;
4017   unsigned TmpReg = (!BinOpcode) ? Incr2Reg : RegInfo.createVirtualRegister(RC);
4018
4019   //  thisMBB:
4020   //   ...
4021   //   fallthrough --> loopMBB
4022   BB->addSuccessor(loopMBB);
4023
4024   // The 4-byte load must be aligned, while a char or short may be
4025   // anywhere in the word.  Hence all this nasty bookkeeping code.
4026   //   add ptr1, ptrA, ptrB [copy if ptrA==0]
4027   //   rlwinm shift1, ptr1, 3, 27, 28 [3, 27, 27]
4028   //   xori shift, shift1, 24 [16]
4029   //   rlwinm ptr, ptr1, 0, 0, 29
4030   //   slw incr2, incr, shift
4031   //   li mask2, 255 [li mask3, 0; ori mask2, mask3, 65535]
4032   //   slw mask, mask2, shift
4033   //  loopMBB:
4034   //   lwarx tmpDest, ptr
4035   //   add tmp, tmpDest, incr2
4036   //   andc tmp2, tmpDest, mask
4037   //   and tmp3, tmp, mask
4038   //   or tmp4, tmp3, tmp2
4039   //   stwcx. tmp4, ptr
4040   //   bne- loopMBB
4041   //   fallthrough --> exitMBB
4042   //   srw dest, tmpDest, shift
4043
4044   if (ptrA!=PPC::R0) {
4045     Ptr1Reg = RegInfo.createVirtualRegister(RC);
4046     BuildMI(BB, TII->get(is64bit ? PPC::ADD8 : PPC::ADD4), Ptr1Reg)
4047       .addReg(ptrA).addReg(ptrB);
4048   } else {
4049     Ptr1Reg = ptrB;
4050   }
4051   BuildMI(BB, TII->get(PPC::RLWINM), Shift1Reg).addReg(Ptr1Reg)
4052       .addImm(3).addImm(27).addImm(is8bit ? 28 : 27);
4053   BuildMI(BB, TII->get(is64bit ? PPC::XORI8 : PPC::XORI), ShiftReg)
4054       .addReg(Shift1Reg).addImm(is8bit ? 24 : 16);
4055   if (is64bit)
4056     BuildMI(BB, TII->get(PPC::RLDICR), PtrReg)
4057       .addReg(Ptr1Reg).addImm(0).addImm(61);
4058   else
4059     BuildMI(BB, TII->get(PPC::RLWINM), PtrReg)
4060       .addReg(Ptr1Reg).addImm(0).addImm(0).addImm(29);
4061   BuildMI(BB, TII->get(PPC::SLW), Incr2Reg)
4062       .addReg(incr).addReg(ShiftReg);
4063   if (is8bit)
4064     BuildMI(BB, TII->get(PPC::LI), Mask2Reg).addImm(255);
4065   else {
4066     BuildMI(BB, TII->get(PPC::LI), Mask3Reg).addImm(0);
4067     BuildMI(BB, TII->get(PPC::ORI), Mask2Reg).addReg(Mask3Reg).addImm(65535);
4068   }
4069   BuildMI(BB, TII->get(PPC::SLW), MaskReg)
4070       .addReg(Mask2Reg).addReg(ShiftReg);
4071
4072   BB = loopMBB;
4073   BuildMI(BB, TII->get(PPC::LWARX), TmpDestReg)
4074     .addReg(PPC::R0).addReg(PtrReg);
4075   if (BinOpcode)
4076     BuildMI(BB, TII->get(BinOpcode), TmpReg)
4077       .addReg(Incr2Reg).addReg(TmpDestReg);
4078   BuildMI(BB, TII->get(is64bit ? PPC::ANDC8 : PPC::ANDC), Tmp2Reg)
4079     .addReg(TmpDestReg).addReg(MaskReg);
4080   BuildMI(BB, TII->get(is64bit ? PPC::AND8 : PPC::AND), Tmp3Reg)
4081     .addReg(TmpReg).addReg(MaskReg);
4082   BuildMI(BB, TII->get(is64bit ? PPC::OR8 : PPC::OR), Tmp4Reg)
4083     .addReg(Tmp3Reg).addReg(Tmp2Reg);
4084   BuildMI(BB, TII->get(PPC::STWCX))
4085     .addReg(Tmp4Reg).addReg(PPC::R0).addReg(PtrReg);
4086   BuildMI(BB, TII->get(PPC::BCC))
4087     .addImm(PPC::PRED_NE).addReg(PPC::CR0).addMBB(loopMBB);    
4088   BB->addSuccessor(loopMBB);
4089   BB->addSuccessor(exitMBB);
4090
4091   //  exitMBB:
4092   //   ...
4093   BB = exitMBB;
4094   BuildMI(BB, TII->get(PPC::SRW), dest).addReg(TmpDestReg).addReg(ShiftReg);
4095   return BB;
4096 }
4097
4098 MachineBasicBlock *
4099 PPCTargetLowering::EmitInstrWithCustomInserter(MachineInstr *MI,
4100                                                MachineBasicBlock *BB) {
4101   const TargetInstrInfo *TII = getTargetMachine().getInstrInfo();
4102
4103   // To "insert" these instructions we actually have to insert their
4104   // control-flow patterns.
4105   const BasicBlock *LLVM_BB = BB->getBasicBlock();
4106   MachineFunction::iterator It = BB;
4107   ++It;
4108
4109   MachineFunction *F = BB->getParent();
4110
4111   if (MI->getOpcode() == PPC::SELECT_CC_I4 ||
4112       MI->getOpcode() == PPC::SELECT_CC_I8 ||
4113       MI->getOpcode() == PPC::SELECT_CC_F4 ||
4114       MI->getOpcode() == PPC::SELECT_CC_F8 ||
4115       MI->getOpcode() == PPC::SELECT_CC_VRRC) {
4116
4117     // The incoming instruction knows the destination vreg to set, the
4118     // condition code register to branch on, the true/false values to
4119     // select between, and a branch opcode to use.
4120
4121     //  thisMBB:
4122     //  ...
4123     //   TrueVal = ...
4124     //   cmpTY ccX, r1, r2
4125     //   bCC copy1MBB
4126     //   fallthrough --> copy0MBB
4127     MachineBasicBlock *thisMBB = BB;
4128     MachineBasicBlock *copy0MBB = F->CreateMachineBasicBlock(LLVM_BB);
4129     MachineBasicBlock *sinkMBB = F->CreateMachineBasicBlock(LLVM_BB);
4130     unsigned SelectPred = MI->getOperand(4).getImm();
4131     BuildMI(BB, TII->get(PPC::BCC))
4132       .addImm(SelectPred).addReg(MI->getOperand(1).getReg()).addMBB(sinkMBB);
4133     F->insert(It, copy0MBB);
4134     F->insert(It, sinkMBB);
4135     // Update machine-CFG edges by transferring all successors of the current
4136     // block to the new block which will contain the Phi node for the select.
4137     sinkMBB->transferSuccessors(BB);
4138     // Next, add the true and fallthrough blocks as its successors.
4139     BB->addSuccessor(copy0MBB);
4140     BB->addSuccessor(sinkMBB);
4141     
4142     //  copy0MBB:
4143     //   %FalseValue = ...
4144     //   # fallthrough to sinkMBB
4145     BB = copy0MBB;
4146     
4147     // Update machine-CFG edges
4148     BB->addSuccessor(sinkMBB);
4149     
4150     //  sinkMBB:
4151     //   %Result = phi [ %FalseValue, copy0MBB ], [ %TrueValue, thisMBB ]
4152     //  ...
4153     BB = sinkMBB;
4154     BuildMI(BB, TII->get(PPC::PHI), MI->getOperand(0).getReg())
4155       .addReg(MI->getOperand(3).getReg()).addMBB(copy0MBB)
4156       .addReg(MI->getOperand(2).getReg()).addMBB(thisMBB);
4157   }
4158   else if (MI->getOpcode() == PPC::ATOMIC_LOAD_ADD_I8)
4159     BB = EmitPartwordAtomicBinary(MI, BB, true, PPC::ADD4);
4160   else if (MI->getOpcode() == PPC::ATOMIC_LOAD_ADD_I16)
4161     BB = EmitPartwordAtomicBinary(MI, BB, false, PPC::ADD4);
4162   else if (MI->getOpcode() == PPC::ATOMIC_LOAD_ADD_I32)
4163     BB = EmitAtomicBinary(MI, BB, false, PPC::ADD4);
4164   else if (MI->getOpcode() == PPC::ATOMIC_LOAD_ADD_I64)
4165     BB = EmitAtomicBinary(MI, BB, true, PPC::ADD8);
4166
4167   else if (MI->getOpcode() == PPC::ATOMIC_LOAD_AND_I8)
4168     BB = EmitPartwordAtomicBinary(MI, BB, true, PPC::AND);
4169   else if (MI->getOpcode() == PPC::ATOMIC_LOAD_AND_I16)
4170     BB = EmitPartwordAtomicBinary(MI, BB, false, PPC::AND);
4171   else if (MI->getOpcode() == PPC::ATOMIC_LOAD_AND_I32)
4172     BB = EmitAtomicBinary(MI, BB, false, PPC::AND);
4173   else if (MI->getOpcode() == PPC::ATOMIC_LOAD_AND_I64)
4174     BB = EmitAtomicBinary(MI, BB, true, PPC::AND8);
4175
4176   else if (MI->getOpcode() == PPC::ATOMIC_LOAD_OR_I8)
4177     BB = EmitPartwordAtomicBinary(MI, BB, true, PPC::OR);
4178   else if (MI->getOpcode() == PPC::ATOMIC_LOAD_OR_I16)
4179     BB = EmitPartwordAtomicBinary(MI, BB, false, PPC::OR);
4180   else if (MI->getOpcode() == PPC::ATOMIC_LOAD_OR_I32)
4181     BB = EmitAtomicBinary(MI, BB, false, PPC::OR);
4182   else if (MI->getOpcode() == PPC::ATOMIC_LOAD_OR_I64)
4183     BB = EmitAtomicBinary(MI, BB, true, PPC::OR8);
4184
4185   else if (MI->getOpcode() == PPC::ATOMIC_LOAD_XOR_I8)
4186     BB = EmitPartwordAtomicBinary(MI, BB, true, PPC::XOR);
4187   else if (MI->getOpcode() == PPC::ATOMIC_LOAD_XOR_I16)
4188     BB = EmitPartwordAtomicBinary(MI, BB, false, PPC::XOR);
4189   else if (MI->getOpcode() == PPC::ATOMIC_LOAD_XOR_I32)
4190     BB = EmitAtomicBinary(MI, BB, false, PPC::XOR);
4191   else if (MI->getOpcode() == PPC::ATOMIC_LOAD_XOR_I64)
4192     BB = EmitAtomicBinary(MI, BB, true, PPC::XOR8);
4193
4194   else if (MI->getOpcode() == PPC::ATOMIC_LOAD_NAND_I8)
4195     BB = EmitPartwordAtomicBinary(MI, BB, true, PPC::ANDC);
4196   else if (MI->getOpcode() == PPC::ATOMIC_LOAD_NAND_I16)
4197     BB = EmitPartwordAtomicBinary(MI, BB, false, PPC::ANDC);
4198   else if (MI->getOpcode() == PPC::ATOMIC_LOAD_NAND_I32)
4199     BB = EmitAtomicBinary(MI, BB, false, PPC::ANDC);
4200   else if (MI->getOpcode() == PPC::ATOMIC_LOAD_NAND_I64)
4201     BB = EmitAtomicBinary(MI, BB, true, PPC::ANDC8);
4202
4203   else if (MI->getOpcode() == PPC::ATOMIC_LOAD_SUB_I8)
4204     BB = EmitPartwordAtomicBinary(MI, BB, true, PPC::SUBF);
4205   else if (MI->getOpcode() == PPC::ATOMIC_LOAD_SUB_I16)
4206     BB = EmitPartwordAtomicBinary(MI, BB, false, PPC::SUBF);
4207   else if (MI->getOpcode() == PPC::ATOMIC_LOAD_SUB_I32)
4208     BB = EmitAtomicBinary(MI, BB, false, PPC::SUBF);
4209   else if (MI->getOpcode() == PPC::ATOMIC_LOAD_SUB_I64)
4210     BB = EmitAtomicBinary(MI, BB, true, PPC::SUBF8);
4211
4212   else if (MI->getOpcode() == PPC::ATOMIC_SWAP_I8)
4213     BB = EmitPartwordAtomicBinary(MI, BB, true, 0);
4214   else if (MI->getOpcode() == PPC::ATOMIC_SWAP_I16)
4215     BB = EmitPartwordAtomicBinary(MI, BB, false, 0);
4216   else if (MI->getOpcode() == PPC::ATOMIC_SWAP_I32)
4217     BB = EmitAtomicBinary(MI, BB, false, 0);
4218   else if (MI->getOpcode() == PPC::ATOMIC_SWAP_I64)
4219     BB = EmitAtomicBinary(MI, BB, true, 0);
4220
4221   else if (MI->getOpcode() == PPC::ATOMIC_CMP_SWAP_I32 ||
4222            MI->getOpcode() == PPC::ATOMIC_CMP_SWAP_I64) {
4223     bool is64bit = MI->getOpcode() == PPC::ATOMIC_CMP_SWAP_I64;
4224
4225     unsigned dest   = MI->getOperand(0).getReg();
4226     unsigned ptrA   = MI->getOperand(1).getReg();
4227     unsigned ptrB   = MI->getOperand(2).getReg();
4228     unsigned oldval = MI->getOperand(3).getReg();
4229     unsigned newval = MI->getOperand(4).getReg();
4230
4231     MachineBasicBlock *loop1MBB = F->CreateMachineBasicBlock(LLVM_BB);
4232     MachineBasicBlock *loop2MBB = F->CreateMachineBasicBlock(LLVM_BB);
4233     MachineBasicBlock *midMBB = F->CreateMachineBasicBlock(LLVM_BB);
4234     MachineBasicBlock *exitMBB = F->CreateMachineBasicBlock(LLVM_BB);
4235     F->insert(It, loop1MBB);
4236     F->insert(It, loop2MBB);
4237     F->insert(It, midMBB);
4238     F->insert(It, exitMBB);
4239     exitMBB->transferSuccessors(BB);
4240
4241     //  thisMBB:
4242     //   ...
4243     //   fallthrough --> loopMBB
4244     BB->addSuccessor(loop1MBB);
4245
4246     // loop1MBB:
4247     //   l[wd]arx dest, ptr
4248     //   cmp[wd] dest, oldval
4249     //   bne- midMBB
4250     // loop2MBB:
4251     //   st[wd]cx. newval, ptr
4252     //   bne- loopMBB
4253     //   b exitBB
4254     // midMBB:
4255     //   st[wd]cx. dest, ptr
4256     // exitBB:
4257     BB = loop1MBB;
4258     BuildMI(BB, TII->get(is64bit ? PPC::LDARX : PPC::LWARX), dest)
4259       .addReg(ptrA).addReg(ptrB);
4260     BuildMI(BB, TII->get(is64bit ? PPC::CMPD : PPC::CMPW), PPC::CR0)
4261       .addReg(oldval).addReg(dest);
4262     BuildMI(BB, TII->get(PPC::BCC))
4263       .addImm(PPC::PRED_NE).addReg(PPC::CR0).addMBB(midMBB);
4264     BB->addSuccessor(loop2MBB);
4265     BB->addSuccessor(midMBB);
4266
4267     BB = loop2MBB;
4268     BuildMI(BB, TII->get(is64bit ? PPC::STDCX : PPC::STWCX))
4269       .addReg(newval).addReg(ptrA).addReg(ptrB);
4270     BuildMI(BB, TII->get(PPC::BCC))
4271       .addImm(PPC::PRED_NE).addReg(PPC::CR0).addMBB(loop1MBB);
4272     BuildMI(BB, TII->get(PPC::B)).addMBB(exitMBB);
4273     BB->addSuccessor(loop1MBB);
4274     BB->addSuccessor(exitMBB);
4275     
4276     BB = midMBB;
4277     BuildMI(BB, TII->get(is64bit ? PPC::STDCX : PPC::STWCX))
4278       .addReg(dest).addReg(ptrA).addReg(ptrB);
4279     BB->addSuccessor(exitMBB);
4280
4281     //  exitMBB:
4282     //   ...
4283     BB = exitMBB;
4284   } else if (MI->getOpcode() == PPC::ATOMIC_CMP_SWAP_I8 ||
4285              MI->getOpcode() == PPC::ATOMIC_CMP_SWAP_I16) {
4286     // We must use 64-bit registers for addresses when targeting 64-bit,
4287     // since we're actually doing arithmetic on them.  Other registers
4288     // can be 32-bit.
4289     bool is64bit = PPCSubTarget.isPPC64();
4290     bool is8bit = MI->getOpcode() == PPC::ATOMIC_CMP_SWAP_I8;
4291
4292     unsigned dest   = MI->getOperand(0).getReg();
4293     unsigned ptrA   = MI->getOperand(1).getReg();
4294     unsigned ptrB   = MI->getOperand(2).getReg();
4295     unsigned oldval = MI->getOperand(3).getReg();
4296     unsigned newval = MI->getOperand(4).getReg();
4297
4298     MachineBasicBlock *loop1MBB = F->CreateMachineBasicBlock(LLVM_BB);
4299     MachineBasicBlock *loop2MBB = F->CreateMachineBasicBlock(LLVM_BB);
4300     MachineBasicBlock *midMBB = F->CreateMachineBasicBlock(LLVM_BB);
4301     MachineBasicBlock *exitMBB = F->CreateMachineBasicBlock(LLVM_BB);
4302     F->insert(It, loop1MBB);
4303     F->insert(It, loop2MBB);
4304     F->insert(It, midMBB);
4305     F->insert(It, exitMBB);
4306     exitMBB->transferSuccessors(BB);
4307
4308     MachineRegisterInfo &RegInfo = F->getRegInfo();
4309     const TargetRegisterClass *RC = 
4310       is64bit ? (const TargetRegisterClass *) &PPC::G8RCRegClass :
4311                 (const TargetRegisterClass *) &PPC::GPRCRegClass;
4312     unsigned PtrReg = RegInfo.createVirtualRegister(RC);
4313     unsigned Shift1Reg = RegInfo.createVirtualRegister(RC);
4314     unsigned ShiftReg = RegInfo.createVirtualRegister(RC);
4315     unsigned NewVal2Reg = RegInfo.createVirtualRegister(RC);
4316     unsigned NewVal3Reg = RegInfo.createVirtualRegister(RC);
4317     unsigned OldVal2Reg = RegInfo.createVirtualRegister(RC);
4318     unsigned OldVal3Reg = RegInfo.createVirtualRegister(RC);
4319     unsigned MaskReg = RegInfo.createVirtualRegister(RC);
4320     unsigned Mask2Reg = RegInfo.createVirtualRegister(RC);
4321     unsigned Mask3Reg = RegInfo.createVirtualRegister(RC);
4322     unsigned Tmp2Reg = RegInfo.createVirtualRegister(RC);
4323     unsigned Tmp4Reg = RegInfo.createVirtualRegister(RC);
4324     unsigned TmpDestReg = RegInfo.createVirtualRegister(RC);
4325     unsigned Ptr1Reg;
4326     unsigned TmpReg = RegInfo.createVirtualRegister(RC);
4327     //  thisMBB:
4328     //   ...
4329     //   fallthrough --> loopMBB
4330     BB->addSuccessor(loop1MBB);
4331
4332     // The 4-byte load must be aligned, while a char or short may be
4333     // anywhere in the word.  Hence all this nasty bookkeeping code.
4334     //   add ptr1, ptrA, ptrB [copy if ptrA==0]
4335     //   rlwinm shift1, ptr1, 3, 27, 28 [3, 27, 27]
4336     //   xori shift, shift1, 24 [16]
4337     //   rlwinm ptr, ptr1, 0, 0, 29
4338     //   slw newval2, newval, shift
4339     //   slw oldval2, oldval,shift
4340     //   li mask2, 255 [li mask3, 0; ori mask2, mask3, 65535]
4341     //   slw mask, mask2, shift
4342     //   and newval3, newval2, mask
4343     //   and oldval3, oldval2, mask
4344     // loop1MBB:
4345     //   lwarx tmpDest, ptr
4346     //   and tmp, tmpDest, mask
4347     //   cmpw tmp, oldval3
4348     //   bne- midMBB
4349     // loop2MBB:
4350     //   andc tmp2, tmpDest, mask
4351     //   or tmp4, tmp2, newval3
4352     //   stwcx. tmp4, ptr
4353     //   bne- loop1MBB
4354     //   b exitBB
4355     // midMBB:
4356     //   stwcx. tmpDest, ptr
4357     // exitBB:
4358     //   srw dest, tmpDest, shift
4359     if (ptrA!=PPC::R0) {
4360       Ptr1Reg = RegInfo.createVirtualRegister(RC);
4361       BuildMI(BB, TII->get(is64bit ? PPC::ADD8 : PPC::ADD4), Ptr1Reg)
4362         .addReg(ptrA).addReg(ptrB);
4363     } else {
4364       Ptr1Reg = ptrB;
4365     }
4366     BuildMI(BB, TII->get(PPC::RLWINM), Shift1Reg).addReg(Ptr1Reg)
4367         .addImm(3).addImm(27).addImm(is8bit ? 28 : 27);
4368     BuildMI(BB, TII->get(is64bit ? PPC::XORI8 : PPC::XORI), ShiftReg)
4369         .addReg(Shift1Reg).addImm(is8bit ? 24 : 16);
4370     if (is64bit)
4371       BuildMI(BB, TII->get(PPC::RLDICR), PtrReg)
4372         .addReg(Ptr1Reg).addImm(0).addImm(61);
4373     else
4374       BuildMI(BB, TII->get(PPC::RLWINM), PtrReg)
4375         .addReg(Ptr1Reg).addImm(0).addImm(0).addImm(29);
4376     BuildMI(BB, TII->get(PPC::SLW), NewVal2Reg)
4377         .addReg(newval).addReg(ShiftReg);
4378     BuildMI(BB, TII->get(PPC::SLW), OldVal2Reg)
4379         .addReg(oldval).addReg(ShiftReg);
4380     if (is8bit)
4381       BuildMI(BB, TII->get(PPC::LI), Mask2Reg).addImm(255);
4382     else {
4383       BuildMI(BB, TII->get(PPC::LI), Mask3Reg).addImm(0);
4384       BuildMI(BB, TII->get(PPC::ORI), Mask2Reg).addReg(Mask3Reg).addImm(65535);
4385     }
4386     BuildMI(BB, TII->get(PPC::SLW), MaskReg)
4387         .addReg(Mask2Reg).addReg(ShiftReg);
4388     BuildMI(BB, TII->get(PPC::AND), NewVal3Reg)
4389         .addReg(NewVal2Reg).addReg(MaskReg);
4390     BuildMI(BB, TII->get(PPC::AND), OldVal3Reg)
4391         .addReg(OldVal2Reg).addReg(MaskReg);
4392
4393     BB = loop1MBB;
4394     BuildMI(BB, TII->get(PPC::LWARX), TmpDestReg)
4395         .addReg(PPC::R0).addReg(PtrReg);
4396     BuildMI(BB, TII->get(PPC::AND),TmpReg).addReg(TmpDestReg).addReg(MaskReg);
4397     BuildMI(BB, TII->get(PPC::CMPW), PPC::CR0)
4398         .addReg(TmpReg).addReg(OldVal3Reg);
4399     BuildMI(BB, TII->get(PPC::BCC))
4400         .addImm(PPC::PRED_NE).addReg(PPC::CR0).addMBB(midMBB);
4401     BB->addSuccessor(loop2MBB);
4402     BB->addSuccessor(midMBB);
4403
4404     BB = loop2MBB;
4405     BuildMI(BB, TII->get(PPC::ANDC),Tmp2Reg).addReg(TmpDestReg).addReg(MaskReg);
4406     BuildMI(BB, TII->get(PPC::OR),Tmp4Reg).addReg(Tmp2Reg).addReg(NewVal3Reg);
4407     BuildMI(BB, TII->get(PPC::STWCX)).addReg(Tmp4Reg)
4408         .addReg(PPC::R0).addReg(PtrReg);
4409     BuildMI(BB, TII->get(PPC::BCC))
4410       .addImm(PPC::PRED_NE).addReg(PPC::CR0).addMBB(loop1MBB);
4411     BuildMI(BB, TII->get(PPC::B)).addMBB(exitMBB);
4412     BB->addSuccessor(loop1MBB);
4413     BB->addSuccessor(exitMBB);
4414     
4415     BB = midMBB;
4416     BuildMI(BB, TII->get(PPC::STWCX)).addReg(TmpDestReg)
4417       .addReg(PPC::R0).addReg(PtrReg);
4418     BB->addSuccessor(exitMBB);
4419
4420     //  exitMBB:
4421     //   ...
4422     BB = exitMBB;
4423     BuildMI(BB, TII->get(PPC::SRW),dest).addReg(TmpReg).addReg(ShiftReg);
4424   } else {
4425     assert(0 && "Unexpected instr type to insert");
4426   }
4427
4428   F->DeleteMachineInstr(MI);   // The pseudo instruction is gone now.
4429   return BB;
4430 }
4431
4432 //===----------------------------------------------------------------------===//
4433 // Target Optimization Hooks
4434 //===----------------------------------------------------------------------===//
4435
4436 SDValue PPCTargetLowering::PerformDAGCombine(SDNode *N,
4437                                              DAGCombinerInfo &DCI) const {
4438   TargetMachine &TM = getTargetMachine();
4439   SelectionDAG &DAG = DCI.DAG;
4440   switch (N->getOpcode()) {
4441   default: break;
4442   case PPCISD::SHL:
4443     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(N->getOperand(0))) {
4444       if (C->getZExtValue() == 0)   // 0 << V -> 0.
4445         return N->getOperand(0);
4446     }
4447     break;
4448   case PPCISD::SRL:
4449     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(N->getOperand(0))) {
4450       if (C->getZExtValue() == 0)   // 0 >>u V -> 0.
4451         return N->getOperand(0);
4452     }
4453     break;
4454   case PPCISD::SRA:
4455     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(N->getOperand(0))) {
4456       if (C->getZExtValue() == 0 ||   //  0 >>s V -> 0.
4457           C->isAllOnesValue())    // -1 >>s V -> -1.
4458         return N->getOperand(0);
4459     }
4460     break;
4461     
4462   case ISD::SINT_TO_FP:
4463     if (TM.getSubtarget<PPCSubtarget>().has64BitSupport()) {
4464       if (N->getOperand(0).getOpcode() == ISD::FP_TO_SINT) {
4465         // Turn (sint_to_fp (fp_to_sint X)) -> fctidz/fcfid without load/stores.
4466         // We allow the src/dst to be either f32/f64, but the intermediate
4467         // type must be i64.
4468         if (N->getOperand(0).getValueType() == MVT::i64 &&
4469             N->getOperand(0).getOperand(0).getValueType() != MVT::ppcf128) {
4470           SDValue Val = N->getOperand(0).getOperand(0);
4471           if (Val.getValueType() == MVT::f32) {
4472             Val = DAG.getNode(ISD::FP_EXTEND, MVT::f64, Val);
4473             DCI.AddToWorklist(Val.getNode());
4474           }
4475             
4476           Val = DAG.getNode(PPCISD::FCTIDZ, MVT::f64, Val);
4477           DCI.AddToWorklist(Val.getNode());
4478           Val = DAG.getNode(PPCISD::FCFID, MVT::f64, Val);
4479           DCI.AddToWorklist(Val.getNode());
4480           if (N->getValueType(0) == MVT::f32) {
4481             Val = DAG.getNode(ISD::FP_ROUND, MVT::f32, Val, 
4482                               DAG.getIntPtrConstant(0));
4483             DCI.AddToWorklist(Val.getNode());
4484           }
4485           return Val;
4486         } else if (N->getOperand(0).getValueType() == MVT::i32) {
4487           // If the intermediate type is i32, we can avoid the load/store here
4488           // too.
4489         }
4490       }
4491     }
4492     break;
4493   case ISD::STORE:
4494     // Turn STORE (FP_TO_SINT F) -> STFIWX(FCTIWZ(F)).
4495     if (TM.getSubtarget<PPCSubtarget>().hasSTFIWX() &&
4496         !cast<StoreSDNode>(N)->isTruncatingStore() &&
4497         N->getOperand(1).getOpcode() == ISD::FP_TO_SINT &&
4498         N->getOperand(1).getValueType() == MVT::i32 &&
4499         N->getOperand(1).getOperand(0).getValueType() != MVT::ppcf128) {
4500       SDValue Val = N->getOperand(1).getOperand(0);
4501       if (Val.getValueType() == MVT::f32) {
4502         Val = DAG.getNode(ISD::FP_EXTEND, MVT::f64, Val);
4503         DCI.AddToWorklist(Val.getNode());
4504       }
4505       Val = DAG.getNode(PPCISD::FCTIWZ, MVT::f64, Val);
4506       DCI.AddToWorklist(Val.getNode());
4507
4508       Val = DAG.getNode(PPCISD::STFIWX, MVT::Other, N->getOperand(0), Val,
4509                         N->getOperand(2), N->getOperand(3));
4510       DCI.AddToWorklist(Val.getNode());
4511       return Val;
4512     }
4513     
4514     // Turn STORE (BSWAP) -> sthbrx/stwbrx.
4515     if (N->getOperand(1).getOpcode() == ISD::BSWAP &&
4516         N->getOperand(1).getNode()->hasOneUse() &&
4517         (N->getOperand(1).getValueType() == MVT::i32 ||
4518          N->getOperand(1).getValueType() == MVT::i16)) {
4519       SDValue BSwapOp = N->getOperand(1).getOperand(0);
4520       // Do an any-extend to 32-bits if this is a half-word input.
4521       if (BSwapOp.getValueType() == MVT::i16)
4522         BSwapOp = DAG.getNode(ISD::ANY_EXTEND, MVT::i32, BSwapOp);
4523
4524       return DAG.getNode(PPCISD::STBRX, MVT::Other, N->getOperand(0), BSwapOp,
4525                          N->getOperand(2), N->getOperand(3),
4526                          DAG.getValueType(N->getOperand(1).getValueType()));
4527     }
4528     break;
4529   case ISD::BSWAP:
4530     // Turn BSWAP (LOAD) -> lhbrx/lwbrx.
4531     if (ISD::isNON_EXTLoad(N->getOperand(0).getNode()) &&
4532         N->getOperand(0).hasOneUse() &&
4533         (N->getValueType(0) == MVT::i32 || N->getValueType(0) == MVT::i16)) {
4534       SDValue Load = N->getOperand(0);
4535       LoadSDNode *LD = cast<LoadSDNode>(Load);
4536       // Create the byte-swapping load.
4537       std::vector<MVT> VTs;
4538       VTs.push_back(MVT::i32);
4539       VTs.push_back(MVT::Other);
4540       SDValue MO = DAG.getMemOperand(LD->getMemOperand());
4541       SDValue Ops[] = {
4542         LD->getChain(),    // Chain
4543         LD->getBasePtr(),  // Ptr
4544         MO,                // MemOperand
4545         DAG.getValueType(N->getValueType(0)) // VT
4546       };
4547       SDValue BSLoad = DAG.getNode(PPCISD::LBRX, VTs, Ops, 4);
4548
4549       // If this is an i16 load, insert the truncate.  
4550       SDValue ResVal = BSLoad;
4551       if (N->getValueType(0) == MVT::i16)
4552         ResVal = DAG.getNode(ISD::TRUNCATE, MVT::i16, BSLoad);
4553       
4554       // First, combine the bswap away.  This makes the value produced by the
4555       // load dead.
4556       DCI.CombineTo(N, ResVal);
4557
4558       // Next, combine the load away, we give it a bogus result value but a real
4559       // chain result.  The result value is dead because the bswap is dead.
4560       DCI.CombineTo(Load.getNode(), ResVal, BSLoad.getValue(1));
4561       
4562       // Return N so it doesn't get rechecked!
4563       return SDValue(N, 0);
4564     }
4565     
4566     break;
4567   case PPCISD::VCMP: {
4568     // If a VCMPo node already exists with exactly the same operands as this
4569     // node, use its result instead of this node (VCMPo computes both a CR6 and
4570     // a normal output).
4571     //
4572     if (!N->getOperand(0).hasOneUse() &&
4573         !N->getOperand(1).hasOneUse() &&
4574         !N->getOperand(2).hasOneUse()) {
4575       
4576       // Scan all of the users of the LHS, looking for VCMPo's that match.
4577       SDNode *VCMPoNode = 0;
4578       
4579       SDNode *LHSN = N->getOperand(0).getNode();
4580       for (SDNode::use_iterator UI = LHSN->use_begin(), E = LHSN->use_end();
4581            UI != E; ++UI)
4582         if (UI->getOpcode() == PPCISD::VCMPo &&
4583             UI->getOperand(1) == N->getOperand(1) &&
4584             UI->getOperand(2) == N->getOperand(2) &&
4585             UI->getOperand(0) == N->getOperand(0)) {
4586           VCMPoNode = *UI;
4587           break;
4588         }
4589       
4590       // If there is no VCMPo node, or if the flag value has a single use, don't
4591       // transform this.
4592       if (!VCMPoNode || VCMPoNode->hasNUsesOfValue(0, 1))
4593         break;
4594         
4595       // Look at the (necessarily single) use of the flag value.  If it has a 
4596       // chain, this transformation is more complex.  Note that multiple things
4597       // could use the value result, which we should ignore.
4598       SDNode *FlagUser = 0;
4599       for (SDNode::use_iterator UI = VCMPoNode->use_begin(); 
4600            FlagUser == 0; ++UI) {
4601         assert(UI != VCMPoNode->use_end() && "Didn't find user!");
4602         SDNode *User = *UI;
4603         for (unsigned i = 0, e = User->getNumOperands(); i != e; ++i) {
4604           if (User->getOperand(i) == SDValue(VCMPoNode, 1)) {
4605             FlagUser = User;
4606             break;
4607           }
4608         }
4609       }
4610       
4611       // If the user is a MFCR instruction, we know this is safe.  Otherwise we
4612       // give up for right now.
4613       if (FlagUser->getOpcode() == PPCISD::MFCR)
4614         return SDValue(VCMPoNode, 0);
4615     }
4616     break;
4617   }
4618   case ISD::BR_CC: {
4619     // If this is a branch on an altivec predicate comparison, lower this so
4620     // that we don't have to do a MFCR: instead, branch directly on CR6.  This
4621     // lowering is done pre-legalize, because the legalizer lowers the predicate
4622     // compare down to code that is difficult to reassemble.
4623     ISD::CondCode CC = cast<CondCodeSDNode>(N->getOperand(1))->get();
4624     SDValue LHS = N->getOperand(2), RHS = N->getOperand(3);
4625     int CompareOpc;
4626     bool isDot;
4627     
4628     if (LHS.getOpcode() == ISD::INTRINSIC_WO_CHAIN &&
4629         isa<ConstantSDNode>(RHS) && (CC == ISD::SETEQ || CC == ISD::SETNE) &&
4630         getAltivecCompareInfo(LHS, CompareOpc, isDot)) {
4631       assert(isDot && "Can't compare against a vector result!");
4632       
4633       // If this is a comparison against something other than 0/1, then we know
4634       // that the condition is never/always true.
4635       unsigned Val = cast<ConstantSDNode>(RHS)->getZExtValue();
4636       if (Val != 0 && Val != 1) {
4637         if (CC == ISD::SETEQ)      // Cond never true, remove branch.
4638           return N->getOperand(0);
4639         // Always !=, turn it into an unconditional branch.
4640         return DAG.getNode(ISD::BR, MVT::Other, 
4641                            N->getOperand(0), N->getOperand(4));
4642       }
4643     
4644       bool BranchOnWhenPredTrue = (CC == ISD::SETEQ) ^ (Val == 0);
4645       
4646       // Create the PPCISD altivec 'dot' comparison node.
4647       std::vector<MVT> VTs;
4648       SDValue Ops[] = {
4649         LHS.getOperand(2),  // LHS of compare
4650         LHS.getOperand(3),  // RHS of compare
4651         DAG.getConstant(CompareOpc, MVT::i32)
4652       };
4653       VTs.push_back(LHS.getOperand(2).getValueType());
4654       VTs.push_back(MVT::Flag);
4655       SDValue CompNode = DAG.getNode(PPCISD::VCMPo, VTs, Ops, 3);
4656       
4657       // Unpack the result based on how the target uses it.
4658       PPC::Predicate CompOpc;
4659       switch (cast<ConstantSDNode>(LHS.getOperand(1))->getZExtValue()) {
4660       default:  // Can't happen, don't crash on invalid number though.
4661       case 0:   // Branch on the value of the EQ bit of CR6.
4662         CompOpc = BranchOnWhenPredTrue ? PPC::PRED_EQ : PPC::PRED_NE;
4663         break;
4664       case 1:   // Branch on the inverted value of the EQ bit of CR6.
4665         CompOpc = BranchOnWhenPredTrue ? PPC::PRED_NE : PPC::PRED_EQ;
4666         break;
4667       case 2:   // Branch on the value of the LT bit of CR6.
4668         CompOpc = BranchOnWhenPredTrue ? PPC::PRED_LT : PPC::PRED_GE;
4669         break;
4670       case 3:   // Branch on the inverted value of the LT bit of CR6.
4671         CompOpc = BranchOnWhenPredTrue ? PPC::PRED_GE : PPC::PRED_LT;
4672         break;
4673       }
4674
4675       return DAG.getNode(PPCISD::COND_BRANCH, MVT::Other, N->getOperand(0),
4676                          DAG.getConstant(CompOpc, MVT::i32),
4677                          DAG.getRegister(PPC::CR6, MVT::i32),
4678                          N->getOperand(4), CompNode.getValue(1));
4679     }
4680     break;
4681   }
4682   }
4683   
4684   return SDValue();
4685 }
4686
4687 //===----------------------------------------------------------------------===//
4688 // Inline Assembly Support
4689 //===----------------------------------------------------------------------===//
4690
4691 void PPCTargetLowering::computeMaskedBitsForTargetNode(const SDValue Op,
4692                                                        const APInt &Mask,
4693                                                        APInt &KnownZero, 
4694                                                        APInt &KnownOne,
4695                                                        const SelectionDAG &DAG,
4696                                                        unsigned Depth) const {
4697   KnownZero = KnownOne = APInt(Mask.getBitWidth(), 0);
4698   switch (Op.getOpcode()) {
4699   default: break;
4700   case PPCISD::LBRX: {
4701     // lhbrx is known to have the top bits cleared out.
4702     if (cast<VTSDNode>(Op.getOperand(3))->getVT() == MVT::i16)
4703       KnownZero = 0xFFFF0000;
4704     break;
4705   }
4706   case ISD::INTRINSIC_WO_CHAIN: {
4707     switch (cast<ConstantSDNode>(Op.getOperand(0))->getZExtValue()) {
4708     default: break;
4709     case Intrinsic::ppc_altivec_vcmpbfp_p:
4710     case Intrinsic::ppc_altivec_vcmpeqfp_p:
4711     case Intrinsic::ppc_altivec_vcmpequb_p:
4712     case Intrinsic::ppc_altivec_vcmpequh_p:
4713     case Intrinsic::ppc_altivec_vcmpequw_p:
4714     case Intrinsic::ppc_altivec_vcmpgefp_p:
4715     case Intrinsic::ppc_altivec_vcmpgtfp_p:
4716     case Intrinsic::ppc_altivec_vcmpgtsb_p:
4717     case Intrinsic::ppc_altivec_vcmpgtsh_p:
4718     case Intrinsic::ppc_altivec_vcmpgtsw_p:
4719     case Intrinsic::ppc_altivec_vcmpgtub_p:
4720     case Intrinsic::ppc_altivec_vcmpgtuh_p:
4721     case Intrinsic::ppc_altivec_vcmpgtuw_p:
4722       KnownZero = ~1U;  // All bits but the low one are known to be zero.
4723       break;
4724     }        
4725   }
4726   }
4727 }
4728
4729
4730 /// getConstraintType - Given a constraint, return the type of
4731 /// constraint it is for this target.
4732 PPCTargetLowering::ConstraintType 
4733 PPCTargetLowering::getConstraintType(const std::string &Constraint) const {
4734   if (Constraint.size() == 1) {
4735     switch (Constraint[0]) {
4736     default: break;
4737     case 'b':
4738     case 'r':
4739     case 'f':
4740     case 'v':
4741     case 'y':
4742       return C_RegisterClass;
4743     }
4744   }
4745   return TargetLowering::getConstraintType(Constraint);
4746 }
4747
4748 std::pair<unsigned, const TargetRegisterClass*> 
4749 PPCTargetLowering::getRegForInlineAsmConstraint(const std::string &Constraint,
4750                                                 MVT VT) const {
4751   if (Constraint.size() == 1) {
4752     // GCC RS6000 Constraint Letters
4753     switch (Constraint[0]) {
4754     case 'b':   // R1-R31
4755     case 'r':   // R0-R31
4756       if (VT == MVT::i64 && PPCSubTarget.isPPC64())
4757         return std::make_pair(0U, PPC::G8RCRegisterClass);
4758       return std::make_pair(0U, PPC::GPRCRegisterClass);
4759     case 'f':
4760       if (VT == MVT::f32)
4761         return std::make_pair(0U, PPC::F4RCRegisterClass);
4762       else if (VT == MVT::f64)
4763         return std::make_pair(0U, PPC::F8RCRegisterClass);
4764       break;
4765     case 'v': 
4766       return std::make_pair(0U, PPC::VRRCRegisterClass);
4767     case 'y':   // crrc
4768       return std::make_pair(0U, PPC::CRRCRegisterClass);
4769     }
4770   }
4771   
4772   return TargetLowering::getRegForInlineAsmConstraint(Constraint, VT);
4773 }
4774
4775
4776 /// LowerAsmOperandForConstraint - Lower the specified operand into the Ops
4777 /// vector.  If it is invalid, don't add anything to Ops. If hasMemory is true
4778 /// it means one of the asm constraint of the inline asm instruction being
4779 /// processed is 'm'.
4780 void PPCTargetLowering::LowerAsmOperandForConstraint(SDValue Op, char Letter,
4781                                                      bool hasMemory,
4782                                                      std::vector<SDValue>&Ops,
4783                                                      SelectionDAG &DAG) const {
4784   SDValue Result(0,0);
4785   switch (Letter) {
4786   default: break;
4787   case 'I':
4788   case 'J':
4789   case 'K':
4790   case 'L':
4791   case 'M':
4792   case 'N':
4793   case 'O':
4794   case 'P': {
4795     ConstantSDNode *CST = dyn_cast<ConstantSDNode>(Op);
4796     if (!CST) return; // Must be an immediate to match.
4797     unsigned Value = CST->getZExtValue();
4798     switch (Letter) {
4799     default: assert(0 && "Unknown constraint letter!");
4800     case 'I':  // "I" is a signed 16-bit constant.
4801       if ((short)Value == (int)Value)
4802         Result = DAG.getTargetConstant(Value, Op.getValueType());
4803       break;
4804     case 'J':  // "J" is a constant with only the high-order 16 bits nonzero.
4805     case 'L':  // "L" is a signed 16-bit constant shifted left 16 bits.
4806       if ((short)Value == 0)
4807         Result = DAG.getTargetConstant(Value, Op.getValueType());
4808       break;
4809     case 'K':  // "K" is a constant with only the low-order 16 bits nonzero.
4810       if ((Value >> 16) == 0)
4811         Result = DAG.getTargetConstant(Value, Op.getValueType());
4812       break;
4813     case 'M':  // "M" is a constant that is greater than 31.
4814       if (Value > 31)
4815         Result = DAG.getTargetConstant(Value, Op.getValueType());
4816       break;
4817     case 'N':  // "N" is a positive constant that is an exact power of two.
4818       if ((int)Value > 0 && isPowerOf2_32(Value))
4819         Result = DAG.getTargetConstant(Value, Op.getValueType());
4820       break;
4821     case 'O':  // "O" is the constant zero. 
4822       if (Value == 0)
4823         Result = DAG.getTargetConstant(Value, Op.getValueType());
4824       break;
4825     case 'P':  // "P" is a constant whose negation is a signed 16-bit constant.
4826       if ((short)-Value == (int)-Value)
4827         Result = DAG.getTargetConstant(Value, Op.getValueType());
4828       break;
4829     }
4830     break;
4831   }
4832   }
4833   
4834   if (Result.getNode()) {
4835     Ops.push_back(Result);
4836     return;
4837   }
4838   
4839   // Handle standard constraint letters.
4840   TargetLowering::LowerAsmOperandForConstraint(Op, Letter, hasMemory, Ops, DAG);
4841 }
4842
4843 // isLegalAddressingMode - Return true if the addressing mode represented
4844 // by AM is legal for this target, for a load/store of the specified type.
4845 bool PPCTargetLowering::isLegalAddressingMode(const AddrMode &AM, 
4846                                               const Type *Ty) const {
4847   // FIXME: PPC does not allow r+i addressing modes for vectors!
4848   
4849   // PPC allows a sign-extended 16-bit immediate field.
4850   if (AM.BaseOffs <= -(1LL << 16) || AM.BaseOffs >= (1LL << 16)-1)
4851     return false;
4852   
4853   // No global is ever allowed as a base.
4854   if (AM.BaseGV)
4855     return false;
4856   
4857   // PPC only support r+r, 
4858   switch (AM.Scale) {
4859   case 0:  // "r+i" or just "i", depending on HasBaseReg.
4860     break;
4861   case 1:
4862     if (AM.HasBaseReg && AM.BaseOffs)  // "r+r+i" is not allowed.
4863       return false;
4864     // Otherwise we have r+r or r+i.
4865     break;
4866   case 2:
4867     if (AM.HasBaseReg || AM.BaseOffs)  // 2*r+r  or  2*r+i is not allowed.
4868       return false;
4869     // Allow 2*r as r+r.
4870     break;
4871   default:
4872     // No other scales are supported.
4873     return false;
4874   }
4875   
4876   return true;
4877 }
4878
4879 /// isLegalAddressImmediate - Return true if the integer value can be used
4880 /// as the offset of the target addressing mode for load / store of the
4881 /// given type.
4882 bool PPCTargetLowering::isLegalAddressImmediate(int64_t V,const Type *Ty) const{
4883   // PPC allows a sign-extended 16-bit immediate field.
4884   return (V > -(1 << 16) && V < (1 << 16)-1);
4885 }
4886
4887 bool PPCTargetLowering::isLegalAddressImmediate(llvm::GlobalValue* GV) const {
4888   return false; 
4889 }
4890
4891 SDValue PPCTargetLowering::LowerRETURNADDR(SDValue Op, SelectionDAG &DAG) {
4892   // Depths > 0 not supported yet! 
4893   if (cast<ConstantSDNode>(Op.getOperand(0))->getZExtValue() > 0)
4894     return SDValue();
4895
4896   MachineFunction &MF = DAG.getMachineFunction();
4897   PPCFunctionInfo *FuncInfo = MF.getInfo<PPCFunctionInfo>();
4898
4899   // Just load the return address off the stack.
4900   SDValue RetAddrFI = getReturnAddrFrameIndex(DAG);
4901
4902   // Make sure the function really does not optimize away the store of the RA
4903   // to the stack.
4904   FuncInfo->setLRStoreRequired();
4905   return DAG.getLoad(getPointerTy(), DAG.getEntryNode(), RetAddrFI, NULL, 0);
4906 }
4907
4908 SDValue PPCTargetLowering::LowerFRAMEADDR(SDValue Op, SelectionDAG &DAG) {
4909   // Depths > 0 not supported yet! 
4910   if (cast<ConstantSDNode>(Op.getOperand(0))->getZExtValue() > 0)
4911     return SDValue();
4912   
4913   MVT PtrVT = DAG.getTargetLoweringInfo().getPointerTy();
4914   bool isPPC64 = PtrVT == MVT::i64;
4915   
4916   MachineFunction &MF = DAG.getMachineFunction();
4917   MachineFrameInfo *MFI = MF.getFrameInfo();
4918   bool is31 = (NoFramePointerElim || MFI->hasVarSizedObjects()) 
4919                   && MFI->getStackSize();
4920
4921   if (isPPC64)
4922     return DAG.getCopyFromReg(DAG.getEntryNode(), is31 ? PPC::X31 : PPC::X1,
4923       MVT::i64);
4924   else
4925     return DAG.getCopyFromReg(DAG.getEntryNode(), is31 ? PPC::R31 : PPC::R1,
4926       MVT::i32);
4927 }
4928
4929 bool
4930 PPCTargetLowering::isOffsetFoldingLegal(const GlobalAddressSDNode *GA) const {
4931   // The PowerPC target isn't yet aware of offsets.
4932   return false;
4933 }