CodeGen: convert CCState interface to using ArrayRefs
[oota-llvm.git] / lib / Target / PowerPC / PPCISelLowering.cpp
1 //===-- PPCISelLowering.cpp - PPC DAG Lowering Implementation -------------===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 // This file implements the PPCISelLowering class.
11 //
12 //===----------------------------------------------------------------------===//
13
14 #include "PPCISelLowering.h"
15 #include "MCTargetDesc/PPCPredicates.h"
16 #include "PPCCallingConv.h"
17 #include "PPCMachineFunctionInfo.h"
18 #include "PPCPerfectShuffle.h"
19 #include "PPCTargetMachine.h"
20 #include "PPCTargetObjectFile.h"
21 #include "llvm/ADT/STLExtras.h"
22 #include "llvm/ADT/StringSwitch.h"
23 #include "llvm/ADT/Triple.h"
24 #include "llvm/CodeGen/CallingConvLower.h"
25 #include "llvm/CodeGen/MachineFrameInfo.h"
26 #include "llvm/CodeGen/MachineFunction.h"
27 #include "llvm/CodeGen/MachineInstrBuilder.h"
28 #include "llvm/CodeGen/MachineLoopInfo.h"
29 #include "llvm/CodeGen/MachineRegisterInfo.h"
30 #include "llvm/CodeGen/SelectionDAG.h"
31 #include "llvm/CodeGen/TargetLoweringObjectFileImpl.h"
32 #include "llvm/IR/CallingConv.h"
33 #include "llvm/IR/Constants.h"
34 #include "llvm/IR/DerivedTypes.h"
35 #include "llvm/IR/Function.h"
36 #include "llvm/IR/Intrinsics.h"
37 #include "llvm/Support/CommandLine.h"
38 #include "llvm/Support/ErrorHandling.h"
39 #include "llvm/Support/MathExtras.h"
40 #include "llvm/Support/raw_ostream.h"
41 #include "llvm/Target/TargetOptions.h"
42 using namespace llvm;
43
44 // FIXME: Remove this once soft-float is supported.
45 static cl::opt<bool> DisablePPCFloatInVariadic("disable-ppc-float-in-variadic",
46 cl::desc("disable saving float registers for va_start on PPC"), cl::Hidden);
47
48 static cl::opt<bool> DisablePPCPreinc("disable-ppc-preinc",
49 cl::desc("disable preincrement load/store generation on PPC"), cl::Hidden);
50
51 static cl::opt<bool> DisableILPPref("disable-ppc-ilp-pref",
52 cl::desc("disable setting the node scheduling preference to ILP on PPC"), cl::Hidden);
53
54 static cl::opt<bool> DisablePPCUnaligned("disable-ppc-unaligned",
55 cl::desc("disable unaligned load/store generation on PPC"), cl::Hidden);
56
57 // FIXME: Remove this once the bug has been fixed!
58 extern cl::opt<bool> ANDIGlueBug;
59
60 PPCTargetLowering::PPCTargetLowering(const PPCTargetMachine &TM,
61                                      const PPCSubtarget &STI)
62     : TargetLowering(TM), Subtarget(STI) {
63   // Use _setjmp/_longjmp instead of setjmp/longjmp.
64   setUseUnderscoreSetJmp(true);
65   setUseUnderscoreLongJmp(true);
66
67   // On PPC32/64, arguments smaller than 4/8 bytes are extended, so all
68   // arguments are at least 4/8 bytes aligned.
69   bool isPPC64 = Subtarget.isPPC64();
70   setMinStackArgumentAlignment(isPPC64 ? 8:4);
71
72   // Set up the register classes.
73   addRegisterClass(MVT::i32, &PPC::GPRCRegClass);
74   addRegisterClass(MVT::f32, &PPC::F4RCRegClass);
75   addRegisterClass(MVT::f64, &PPC::F8RCRegClass);
76
77   // PowerPC has an i16 but no i8 (or i1) SEXTLOAD
78   for (MVT VT : MVT::integer_valuetypes()) {
79     setLoadExtAction(ISD::SEXTLOAD, VT, MVT::i1, Promote);
80     setLoadExtAction(ISD::SEXTLOAD, VT, MVT::i8, Expand);
81   }
82
83   setTruncStoreAction(MVT::f64, MVT::f32, Expand);
84
85   // PowerPC has pre-inc load and store's.
86   setIndexedLoadAction(ISD::PRE_INC, MVT::i1, Legal);
87   setIndexedLoadAction(ISD::PRE_INC, MVT::i8, Legal);
88   setIndexedLoadAction(ISD::PRE_INC, MVT::i16, Legal);
89   setIndexedLoadAction(ISD::PRE_INC, MVT::i32, Legal);
90   setIndexedLoadAction(ISD::PRE_INC, MVT::i64, Legal);
91   setIndexedLoadAction(ISD::PRE_INC, MVT::f32, Legal);
92   setIndexedLoadAction(ISD::PRE_INC, MVT::f64, Legal);
93   setIndexedStoreAction(ISD::PRE_INC, MVT::i1, Legal);
94   setIndexedStoreAction(ISD::PRE_INC, MVT::i8, Legal);
95   setIndexedStoreAction(ISD::PRE_INC, MVT::i16, Legal);
96   setIndexedStoreAction(ISD::PRE_INC, MVT::i32, Legal);
97   setIndexedStoreAction(ISD::PRE_INC, MVT::i64, Legal);
98   setIndexedStoreAction(ISD::PRE_INC, MVT::f32, Legal);
99   setIndexedStoreAction(ISD::PRE_INC, MVT::f64, Legal);
100
101   if (Subtarget.useCRBits()) {
102     setOperationAction(ISD::SIGN_EXTEND_INREG, MVT::i1, Expand);
103
104     if (isPPC64 || Subtarget.hasFPCVT()) {
105       setOperationAction(ISD::SINT_TO_FP, MVT::i1, Promote);
106       AddPromotedToType (ISD::SINT_TO_FP, MVT::i1,
107                          isPPC64 ? MVT::i64 : MVT::i32);
108       setOperationAction(ISD::UINT_TO_FP, MVT::i1, Promote);
109       AddPromotedToType (ISD::UINT_TO_FP, MVT::i1, 
110                          isPPC64 ? MVT::i64 : MVT::i32);
111     } else {
112       setOperationAction(ISD::SINT_TO_FP, MVT::i1, Custom);
113       setOperationAction(ISD::UINT_TO_FP, MVT::i1, Custom);
114     }
115
116     // PowerPC does not support direct load / store of condition registers
117     setOperationAction(ISD::LOAD, MVT::i1, Custom);
118     setOperationAction(ISD::STORE, MVT::i1, Custom);
119
120     // FIXME: Remove this once the ANDI glue bug is fixed:
121     if (ANDIGlueBug)
122       setOperationAction(ISD::TRUNCATE, MVT::i1, Custom);
123
124     for (MVT VT : MVT::integer_valuetypes()) {
125       setLoadExtAction(ISD::SEXTLOAD, VT, MVT::i1, Promote);
126       setLoadExtAction(ISD::ZEXTLOAD, VT, MVT::i1, Promote);
127       setTruncStoreAction(VT, MVT::i1, Expand);
128     }
129
130     addRegisterClass(MVT::i1, &PPC::CRBITRCRegClass);
131   }
132
133   // This is used in the ppcf128->int sequence.  Note it has different semantics
134   // from FP_ROUND:  that rounds to nearest, this rounds to zero.
135   setOperationAction(ISD::FP_ROUND_INREG, MVT::ppcf128, Custom);
136
137   // We do not currently implement these libm ops for PowerPC.
138   setOperationAction(ISD::FFLOOR, MVT::ppcf128, Expand);
139   setOperationAction(ISD::FCEIL,  MVT::ppcf128, Expand);
140   setOperationAction(ISD::FTRUNC, MVT::ppcf128, Expand);
141   setOperationAction(ISD::FRINT,  MVT::ppcf128, Expand);
142   setOperationAction(ISD::FNEARBYINT, MVT::ppcf128, Expand);
143   setOperationAction(ISD::FREM, MVT::ppcf128, Expand);
144
145   // PowerPC has no SREM/UREM instructions
146   setOperationAction(ISD::SREM, MVT::i32, Expand);
147   setOperationAction(ISD::UREM, MVT::i32, Expand);
148   setOperationAction(ISD::SREM, MVT::i64, Expand);
149   setOperationAction(ISD::UREM, MVT::i64, Expand);
150
151   // Don't use SMUL_LOHI/UMUL_LOHI or SDIVREM/UDIVREM to lower SREM/UREM.
152   setOperationAction(ISD::UMUL_LOHI, MVT::i32, Expand);
153   setOperationAction(ISD::SMUL_LOHI, MVT::i32, Expand);
154   setOperationAction(ISD::UMUL_LOHI, MVT::i64, Expand);
155   setOperationAction(ISD::SMUL_LOHI, MVT::i64, Expand);
156   setOperationAction(ISD::UDIVREM, MVT::i32, Expand);
157   setOperationAction(ISD::SDIVREM, MVT::i32, Expand);
158   setOperationAction(ISD::UDIVREM, MVT::i64, Expand);
159   setOperationAction(ISD::SDIVREM, MVT::i64, Expand);
160
161   // We don't support sin/cos/sqrt/fmod/pow
162   setOperationAction(ISD::FSIN , MVT::f64, Expand);
163   setOperationAction(ISD::FCOS , MVT::f64, Expand);
164   setOperationAction(ISD::FSINCOS, MVT::f64, Expand);
165   setOperationAction(ISD::FREM , MVT::f64, Expand);
166   setOperationAction(ISD::FPOW , MVT::f64, Expand);
167   setOperationAction(ISD::FMA  , MVT::f64, Legal);
168   setOperationAction(ISD::FSIN , MVT::f32, Expand);
169   setOperationAction(ISD::FCOS , MVT::f32, Expand);
170   setOperationAction(ISD::FSINCOS, MVT::f32, Expand);
171   setOperationAction(ISD::FREM , MVT::f32, Expand);
172   setOperationAction(ISD::FPOW , MVT::f32, Expand);
173   setOperationAction(ISD::FMA  , MVT::f32, Legal);
174
175   setOperationAction(ISD::FLT_ROUNDS_, MVT::i32, Custom);
176
177   // If we're enabling GP optimizations, use hardware square root
178   if (!Subtarget.hasFSQRT() &&
179       !(TM.Options.UnsafeFPMath && Subtarget.hasFRSQRTE() &&
180         Subtarget.hasFRE()))
181     setOperationAction(ISD::FSQRT, MVT::f64, Expand);
182
183   if (!Subtarget.hasFSQRT() &&
184       !(TM.Options.UnsafeFPMath && Subtarget.hasFRSQRTES() &&
185         Subtarget.hasFRES()))
186     setOperationAction(ISD::FSQRT, MVT::f32, Expand);
187
188   if (Subtarget.hasFCPSGN()) {
189     setOperationAction(ISD::FCOPYSIGN, MVT::f64, Legal);
190     setOperationAction(ISD::FCOPYSIGN, MVT::f32, Legal);
191   } else {
192     setOperationAction(ISD::FCOPYSIGN, MVT::f64, Expand);
193     setOperationAction(ISD::FCOPYSIGN, MVT::f32, Expand);
194   }
195
196   if (Subtarget.hasFPRND()) {
197     setOperationAction(ISD::FFLOOR, MVT::f64, Legal);
198     setOperationAction(ISD::FCEIL,  MVT::f64, Legal);
199     setOperationAction(ISD::FTRUNC, MVT::f64, Legal);
200     setOperationAction(ISD::FROUND, MVT::f64, Legal);
201
202     setOperationAction(ISD::FFLOOR, MVT::f32, Legal);
203     setOperationAction(ISD::FCEIL,  MVT::f32, Legal);
204     setOperationAction(ISD::FTRUNC, MVT::f32, Legal);
205     setOperationAction(ISD::FROUND, MVT::f32, Legal);
206   }
207
208   // PowerPC does not have BSWAP, CTPOP or CTTZ
209   setOperationAction(ISD::BSWAP, MVT::i32  , Expand);
210   setOperationAction(ISD::CTTZ , MVT::i32  , Expand);
211   setOperationAction(ISD::CTTZ_ZERO_UNDEF, MVT::i32, Expand);
212   setOperationAction(ISD::CTLZ_ZERO_UNDEF, MVT::i32, Expand);
213   setOperationAction(ISD::BSWAP, MVT::i64  , Expand);
214   setOperationAction(ISD::CTTZ , MVT::i64  , Expand);
215   setOperationAction(ISD::CTTZ_ZERO_UNDEF, MVT::i64, Expand);
216   setOperationAction(ISD::CTLZ_ZERO_UNDEF, MVT::i64, Expand);
217
218   if (Subtarget.hasPOPCNTD()) {
219     setOperationAction(ISD::CTPOP, MVT::i32  , Legal);
220     setOperationAction(ISD::CTPOP, MVT::i64  , Legal);
221   } else {
222     setOperationAction(ISD::CTPOP, MVT::i32  , Expand);
223     setOperationAction(ISD::CTPOP, MVT::i64  , Expand);
224   }
225
226   // PowerPC does not have ROTR
227   setOperationAction(ISD::ROTR, MVT::i32   , Expand);
228   setOperationAction(ISD::ROTR, MVT::i64   , Expand);
229
230   if (!Subtarget.useCRBits()) {
231     // PowerPC does not have Select
232     setOperationAction(ISD::SELECT, MVT::i32, Expand);
233     setOperationAction(ISD::SELECT, MVT::i64, Expand);
234     setOperationAction(ISD::SELECT, MVT::f32, Expand);
235     setOperationAction(ISD::SELECT, MVT::f64, Expand);
236   }
237
238   // PowerPC wants to turn select_cc of FP into fsel when possible.
239   setOperationAction(ISD::SELECT_CC, MVT::f32, Custom);
240   setOperationAction(ISD::SELECT_CC, MVT::f64, Custom);
241
242   // PowerPC wants to optimize integer setcc a bit
243   if (!Subtarget.useCRBits())
244     setOperationAction(ISD::SETCC, MVT::i32, Custom);
245
246   // PowerPC does not have BRCOND which requires SetCC
247   if (!Subtarget.useCRBits())
248     setOperationAction(ISD::BRCOND, MVT::Other, Expand);
249
250   setOperationAction(ISD::BR_JT,  MVT::Other, Expand);
251
252   // PowerPC turns FP_TO_SINT into FCTIWZ and some load/stores.
253   setOperationAction(ISD::FP_TO_SINT, MVT::i32, Custom);
254
255   // PowerPC does not have [U|S]INT_TO_FP
256   setOperationAction(ISD::SINT_TO_FP, MVT::i32, Expand);
257   setOperationAction(ISD::UINT_TO_FP, MVT::i32, Expand);
258
259   setOperationAction(ISD::BITCAST, MVT::f32, Expand);
260   setOperationAction(ISD::BITCAST, MVT::i32, Expand);
261   setOperationAction(ISD::BITCAST, MVT::i64, Expand);
262   setOperationAction(ISD::BITCAST, MVT::f64, Expand);
263
264   // We cannot sextinreg(i1).  Expand to shifts.
265   setOperationAction(ISD::SIGN_EXTEND_INREG, MVT::i1, Expand);
266
267   // NOTE: EH_SJLJ_SETJMP/_LONGJMP supported here is NOT intended to support
268   // SjLj exception handling but a light-weight setjmp/longjmp replacement to
269   // support continuation, user-level threading, and etc.. As a result, no
270   // other SjLj exception interfaces are implemented and please don't build
271   // your own exception handling based on them.
272   // LLVM/Clang supports zero-cost DWARF exception handling.
273   setOperationAction(ISD::EH_SJLJ_SETJMP, MVT::i32, Custom);
274   setOperationAction(ISD::EH_SJLJ_LONGJMP, MVT::Other, Custom);
275
276   // We want to legalize GlobalAddress and ConstantPool nodes into the
277   // appropriate instructions to materialize the address.
278   setOperationAction(ISD::GlobalAddress, MVT::i32, Custom);
279   setOperationAction(ISD::GlobalTLSAddress, MVT::i32, Custom);
280   setOperationAction(ISD::BlockAddress,  MVT::i32, Custom);
281   setOperationAction(ISD::ConstantPool,  MVT::i32, Custom);
282   setOperationAction(ISD::JumpTable,     MVT::i32, Custom);
283   setOperationAction(ISD::GlobalAddress, MVT::i64, Custom);
284   setOperationAction(ISD::GlobalTLSAddress, MVT::i64, Custom);
285   setOperationAction(ISD::BlockAddress,  MVT::i64, Custom);
286   setOperationAction(ISD::ConstantPool,  MVT::i64, Custom);
287   setOperationAction(ISD::JumpTable,     MVT::i64, Custom);
288
289   // TRAP is legal.
290   setOperationAction(ISD::TRAP, MVT::Other, Legal);
291
292   // TRAMPOLINE is custom lowered.
293   setOperationAction(ISD::INIT_TRAMPOLINE, MVT::Other, Custom);
294   setOperationAction(ISD::ADJUST_TRAMPOLINE, MVT::Other, Custom);
295
296   // VASTART needs to be custom lowered to use the VarArgsFrameIndex
297   setOperationAction(ISD::VASTART           , MVT::Other, Custom);
298
299   if (Subtarget.isSVR4ABI()) {
300     if (isPPC64) {
301       // VAARG always uses double-word chunks, so promote anything smaller.
302       setOperationAction(ISD::VAARG, MVT::i1, Promote);
303       AddPromotedToType (ISD::VAARG, MVT::i1, MVT::i64);
304       setOperationAction(ISD::VAARG, MVT::i8, Promote);
305       AddPromotedToType (ISD::VAARG, MVT::i8, MVT::i64);
306       setOperationAction(ISD::VAARG, MVT::i16, Promote);
307       AddPromotedToType (ISD::VAARG, MVT::i16, MVT::i64);
308       setOperationAction(ISD::VAARG, MVT::i32, Promote);
309       AddPromotedToType (ISD::VAARG, MVT::i32, MVT::i64);
310       setOperationAction(ISD::VAARG, MVT::Other, Expand);
311     } else {
312       // VAARG is custom lowered with the 32-bit SVR4 ABI.
313       setOperationAction(ISD::VAARG, MVT::Other, Custom);
314       setOperationAction(ISD::VAARG, MVT::i64, Custom);
315     }
316   } else
317     setOperationAction(ISD::VAARG, MVT::Other, Expand);
318
319   if (Subtarget.isSVR4ABI() && !isPPC64)
320     // VACOPY is custom lowered with the 32-bit SVR4 ABI.
321     setOperationAction(ISD::VACOPY            , MVT::Other, Custom);
322   else
323     setOperationAction(ISD::VACOPY            , MVT::Other, Expand);
324
325   // Use the default implementation.
326   setOperationAction(ISD::VAEND             , MVT::Other, Expand);
327   setOperationAction(ISD::STACKSAVE         , MVT::Other, Expand);
328   setOperationAction(ISD::STACKRESTORE      , MVT::Other, Custom);
329   setOperationAction(ISD::DYNAMIC_STACKALLOC, MVT::i32  , Custom);
330   setOperationAction(ISD::DYNAMIC_STACKALLOC, MVT::i64  , Custom);
331
332   // We want to custom lower some of our intrinsics.
333   setOperationAction(ISD::INTRINSIC_WO_CHAIN, MVT::Other, Custom);
334
335   // To handle counter-based loop conditions.
336   setOperationAction(ISD::INTRINSIC_W_CHAIN, MVT::i1, Custom);
337
338   // Comparisons that require checking two conditions.
339   setCondCodeAction(ISD::SETULT, MVT::f32, Expand);
340   setCondCodeAction(ISD::SETULT, MVT::f64, Expand);
341   setCondCodeAction(ISD::SETUGT, MVT::f32, Expand);
342   setCondCodeAction(ISD::SETUGT, MVT::f64, Expand);
343   setCondCodeAction(ISD::SETUEQ, MVT::f32, Expand);
344   setCondCodeAction(ISD::SETUEQ, MVT::f64, Expand);
345   setCondCodeAction(ISD::SETOGE, MVT::f32, Expand);
346   setCondCodeAction(ISD::SETOGE, MVT::f64, Expand);
347   setCondCodeAction(ISD::SETOLE, MVT::f32, Expand);
348   setCondCodeAction(ISD::SETOLE, MVT::f64, Expand);
349   setCondCodeAction(ISD::SETONE, MVT::f32, Expand);
350   setCondCodeAction(ISD::SETONE, MVT::f64, Expand);
351
352   if (Subtarget.has64BitSupport()) {
353     // They also have instructions for converting between i64 and fp.
354     setOperationAction(ISD::FP_TO_SINT, MVT::i64, Custom);
355     setOperationAction(ISD::FP_TO_UINT, MVT::i64, Expand);
356     setOperationAction(ISD::SINT_TO_FP, MVT::i64, Custom);
357     setOperationAction(ISD::UINT_TO_FP, MVT::i64, Expand);
358     // This is just the low 32 bits of a (signed) fp->i64 conversion.
359     // We cannot do this with Promote because i64 is not a legal type.
360     setOperationAction(ISD::FP_TO_UINT, MVT::i32, Custom);
361
362     if (Subtarget.hasLFIWAX() || Subtarget.isPPC64())
363       setOperationAction(ISD::SINT_TO_FP, MVT::i32, Custom);
364   } else {
365     // PowerPC does not have FP_TO_UINT on 32-bit implementations.
366     setOperationAction(ISD::FP_TO_UINT, MVT::i32, Expand);
367   }
368
369   // With the instructions enabled under FPCVT, we can do everything.
370   if (Subtarget.hasFPCVT()) {
371     if (Subtarget.has64BitSupport()) {
372       setOperationAction(ISD::FP_TO_SINT, MVT::i64, Custom);
373       setOperationAction(ISD::FP_TO_UINT, MVT::i64, Custom);
374       setOperationAction(ISD::SINT_TO_FP, MVT::i64, Custom);
375       setOperationAction(ISD::UINT_TO_FP, MVT::i64, Custom);
376     }
377
378     setOperationAction(ISD::FP_TO_SINT, MVT::i32, Custom);
379     setOperationAction(ISD::FP_TO_UINT, MVT::i32, Custom);
380     setOperationAction(ISD::SINT_TO_FP, MVT::i32, Custom);
381     setOperationAction(ISD::UINT_TO_FP, MVT::i32, Custom);
382   }
383
384   if (Subtarget.use64BitRegs()) {
385     // 64-bit PowerPC implementations can support i64 types directly
386     addRegisterClass(MVT::i64, &PPC::G8RCRegClass);
387     // BUILD_PAIR can't be handled natively, and should be expanded to shl/or
388     setOperationAction(ISD::BUILD_PAIR, MVT::i64, Expand);
389     // 64-bit PowerPC wants to expand i128 shifts itself.
390     setOperationAction(ISD::SHL_PARTS, MVT::i64, Custom);
391     setOperationAction(ISD::SRA_PARTS, MVT::i64, Custom);
392     setOperationAction(ISD::SRL_PARTS, MVT::i64, Custom);
393   } else {
394     // 32-bit PowerPC wants to expand i64 shifts itself.
395     setOperationAction(ISD::SHL_PARTS, MVT::i32, Custom);
396     setOperationAction(ISD::SRA_PARTS, MVT::i32, Custom);
397     setOperationAction(ISD::SRL_PARTS, MVT::i32, Custom);
398   }
399
400   if (Subtarget.hasAltivec()) {
401     // First set operation action for all vector types to expand. Then we
402     // will selectively turn on ones that can be effectively codegen'd.
403     for (MVT VT : MVT::vector_valuetypes()) {
404       // add/sub are legal for all supported vector VT's.
405       setOperationAction(ISD::ADD , VT, Legal);
406       setOperationAction(ISD::SUB , VT, Legal);
407
408       // Vector instructions introduced in P8
409       if (Subtarget.hasP8Altivec()) {
410         setOperationAction(ISD::CTPOP, VT, Legal);
411         setOperationAction(ISD::CTLZ, VT, Legal);
412       }
413       else {
414         setOperationAction(ISD::CTPOP, VT, Expand);
415         setOperationAction(ISD::CTLZ, VT, Expand);
416       }
417
418       // We promote all shuffles to v16i8.
419       setOperationAction(ISD::VECTOR_SHUFFLE, VT, Promote);
420       AddPromotedToType (ISD::VECTOR_SHUFFLE, VT, MVT::v16i8);
421
422       // We promote all non-typed operations to v4i32.
423       setOperationAction(ISD::AND   , VT, Promote);
424       AddPromotedToType (ISD::AND   , VT, MVT::v4i32);
425       setOperationAction(ISD::OR    , VT, Promote);
426       AddPromotedToType (ISD::OR    , VT, MVT::v4i32);
427       setOperationAction(ISD::XOR   , VT, Promote);
428       AddPromotedToType (ISD::XOR   , VT, MVT::v4i32);
429       setOperationAction(ISD::LOAD  , VT, Promote);
430       AddPromotedToType (ISD::LOAD  , VT, MVT::v4i32);
431       setOperationAction(ISD::SELECT, VT, Promote);
432       AddPromotedToType (ISD::SELECT, VT, MVT::v4i32);
433       setOperationAction(ISD::STORE, VT, Promote);
434       AddPromotedToType (ISD::STORE, VT, MVT::v4i32);
435
436       // No other operations are legal.
437       setOperationAction(ISD::MUL , VT, Expand);
438       setOperationAction(ISD::SDIV, VT, Expand);
439       setOperationAction(ISD::SREM, VT, Expand);
440       setOperationAction(ISD::UDIV, VT, Expand);
441       setOperationAction(ISD::UREM, VT, Expand);
442       setOperationAction(ISD::FDIV, VT, Expand);
443       setOperationAction(ISD::FREM, VT, Expand);
444       setOperationAction(ISD::FNEG, VT, Expand);
445       setOperationAction(ISD::FSQRT, VT, Expand);
446       setOperationAction(ISD::FLOG, VT, Expand);
447       setOperationAction(ISD::FLOG10, VT, Expand);
448       setOperationAction(ISD::FLOG2, VT, Expand);
449       setOperationAction(ISD::FEXP, VT, Expand);
450       setOperationAction(ISD::FEXP2, VT, Expand);
451       setOperationAction(ISD::FSIN, VT, Expand);
452       setOperationAction(ISD::FCOS, VT, Expand);
453       setOperationAction(ISD::FABS, VT, Expand);
454       setOperationAction(ISD::FPOWI, VT, Expand);
455       setOperationAction(ISD::FFLOOR, VT, Expand);
456       setOperationAction(ISD::FCEIL,  VT, Expand);
457       setOperationAction(ISD::FTRUNC, VT, Expand);
458       setOperationAction(ISD::FRINT,  VT, Expand);
459       setOperationAction(ISD::FNEARBYINT, VT, Expand);
460       setOperationAction(ISD::EXTRACT_VECTOR_ELT, VT, Expand);
461       setOperationAction(ISD::INSERT_VECTOR_ELT, VT, Expand);
462       setOperationAction(ISD::BUILD_VECTOR, VT, Expand);
463       setOperationAction(ISD::MULHU, VT, Expand);
464       setOperationAction(ISD::MULHS, VT, Expand);
465       setOperationAction(ISD::UMUL_LOHI, VT, Expand);
466       setOperationAction(ISD::SMUL_LOHI, VT, Expand);
467       setOperationAction(ISD::UDIVREM, VT, Expand);
468       setOperationAction(ISD::SDIVREM, VT, Expand);
469       setOperationAction(ISD::SCALAR_TO_VECTOR, VT, Expand);
470       setOperationAction(ISD::FPOW, VT, Expand);
471       setOperationAction(ISD::BSWAP, VT, Expand);
472       setOperationAction(ISD::CTLZ_ZERO_UNDEF, VT, Expand);
473       setOperationAction(ISD::CTTZ, VT, Expand);
474       setOperationAction(ISD::CTTZ_ZERO_UNDEF, VT, Expand);
475       setOperationAction(ISD::VSELECT, VT, Expand);
476       setOperationAction(ISD::SIGN_EXTEND_INREG, VT, Expand);
477
478       for (MVT InnerVT : MVT::vector_valuetypes()) {
479         setTruncStoreAction(VT, InnerVT, Expand);
480         setLoadExtAction(ISD::SEXTLOAD, VT, InnerVT, Expand);
481         setLoadExtAction(ISD::ZEXTLOAD, VT, InnerVT, Expand);
482         setLoadExtAction(ISD::EXTLOAD, VT, InnerVT, Expand);
483       }
484     }
485
486     // We can custom expand all VECTOR_SHUFFLEs to VPERM, others we can handle
487     // with merges, splats, etc.
488     setOperationAction(ISD::VECTOR_SHUFFLE, MVT::v16i8, Custom);
489
490     setOperationAction(ISD::AND   , MVT::v4i32, Legal);
491     setOperationAction(ISD::OR    , MVT::v4i32, Legal);
492     setOperationAction(ISD::XOR   , MVT::v4i32, Legal);
493     setOperationAction(ISD::LOAD  , MVT::v4i32, Legal);
494     setOperationAction(ISD::SELECT, MVT::v4i32,
495                        Subtarget.useCRBits() ? Legal : Expand);
496     setOperationAction(ISD::STORE , MVT::v4i32, Legal);
497     setOperationAction(ISD::FP_TO_SINT, MVT::v4i32, Legal);
498     setOperationAction(ISD::FP_TO_UINT, MVT::v4i32, Legal);
499     setOperationAction(ISD::SINT_TO_FP, MVT::v4i32, Legal);
500     setOperationAction(ISD::UINT_TO_FP, MVT::v4i32, Legal);
501     setOperationAction(ISD::FFLOOR, MVT::v4f32, Legal);
502     setOperationAction(ISD::FCEIL, MVT::v4f32, Legal);
503     setOperationAction(ISD::FTRUNC, MVT::v4f32, Legal);
504     setOperationAction(ISD::FNEARBYINT, MVT::v4f32, Legal);
505
506     addRegisterClass(MVT::v4f32, &PPC::VRRCRegClass);
507     addRegisterClass(MVT::v4i32, &PPC::VRRCRegClass);
508     addRegisterClass(MVT::v8i16, &PPC::VRRCRegClass);
509     addRegisterClass(MVT::v16i8, &PPC::VRRCRegClass);
510
511     setOperationAction(ISD::MUL, MVT::v4f32, Legal);
512     setOperationAction(ISD::FMA, MVT::v4f32, Legal);
513
514     if (TM.Options.UnsafeFPMath || Subtarget.hasVSX()) {
515       setOperationAction(ISD::FDIV, MVT::v4f32, Legal);
516       setOperationAction(ISD::FSQRT, MVT::v4f32, Legal);
517     }
518
519     setOperationAction(ISD::MUL, MVT::v4i32, Custom);
520     setOperationAction(ISD::MUL, MVT::v8i16, Custom);
521     setOperationAction(ISD::MUL, MVT::v16i8, Custom);
522
523     setOperationAction(ISD::SCALAR_TO_VECTOR, MVT::v4f32, Custom);
524     setOperationAction(ISD::SCALAR_TO_VECTOR, MVT::v4i32, Custom);
525
526     setOperationAction(ISD::BUILD_VECTOR, MVT::v16i8, Custom);
527     setOperationAction(ISD::BUILD_VECTOR, MVT::v8i16, Custom);
528     setOperationAction(ISD::BUILD_VECTOR, MVT::v4i32, Custom);
529     setOperationAction(ISD::BUILD_VECTOR, MVT::v4f32, Custom);
530
531     // Altivec does not contain unordered floating-point compare instructions
532     setCondCodeAction(ISD::SETUO, MVT::v4f32, Expand);
533     setCondCodeAction(ISD::SETUEQ, MVT::v4f32, Expand);
534     setCondCodeAction(ISD::SETO,   MVT::v4f32, Expand);
535     setCondCodeAction(ISD::SETONE, MVT::v4f32, Expand);
536
537     if (Subtarget.hasVSX()) {
538       setOperationAction(ISD::SCALAR_TO_VECTOR, MVT::v2f64, Legal);
539       setOperationAction(ISD::EXTRACT_VECTOR_ELT, MVT::v2f64, Legal);
540
541       setOperationAction(ISD::FFLOOR, MVT::v2f64, Legal);
542       setOperationAction(ISD::FCEIL, MVT::v2f64, Legal);
543       setOperationAction(ISD::FTRUNC, MVT::v2f64, Legal);
544       setOperationAction(ISD::FNEARBYINT, MVT::v2f64, Legal);
545       setOperationAction(ISD::FROUND, MVT::v2f64, Legal);
546
547       setOperationAction(ISD::FROUND, MVT::v4f32, Legal);
548
549       setOperationAction(ISD::MUL, MVT::v2f64, Legal);
550       setOperationAction(ISD::FMA, MVT::v2f64, Legal);
551
552       setOperationAction(ISD::FDIV, MVT::v2f64, Legal);
553       setOperationAction(ISD::FSQRT, MVT::v2f64, Legal);
554
555       setOperationAction(ISD::VSELECT, MVT::v16i8, Legal);
556       setOperationAction(ISD::VSELECT, MVT::v8i16, Legal);
557       setOperationAction(ISD::VSELECT, MVT::v4i32, Legal);
558       setOperationAction(ISD::VSELECT, MVT::v4f32, Legal);
559       setOperationAction(ISD::VSELECT, MVT::v2f64, Legal);
560
561       // Share the Altivec comparison restrictions.
562       setCondCodeAction(ISD::SETUO, MVT::v2f64, Expand);
563       setCondCodeAction(ISD::SETUEQ, MVT::v2f64, Expand);
564       setCondCodeAction(ISD::SETO,   MVT::v2f64, Expand);
565       setCondCodeAction(ISD::SETONE, MVT::v2f64, Expand);
566
567       setOperationAction(ISD::LOAD, MVT::v2f64, Legal);
568       setOperationAction(ISD::STORE, MVT::v2f64, Legal);
569
570       setOperationAction(ISD::VECTOR_SHUFFLE, MVT::v2f64, Legal);
571
572       addRegisterClass(MVT::f64, &PPC::VSFRCRegClass);
573
574       addRegisterClass(MVT::v4f32, &PPC::VSRCRegClass);
575       addRegisterClass(MVT::v2f64, &PPC::VSRCRegClass);
576
577       // VSX v2i64 only supports non-arithmetic operations.
578       setOperationAction(ISD::ADD, MVT::v2i64, Expand);
579       setOperationAction(ISD::SUB, MVT::v2i64, Expand);
580
581       setOperationAction(ISD::SHL, MVT::v2i64, Expand);
582       setOperationAction(ISD::SRA, MVT::v2i64, Expand);
583       setOperationAction(ISD::SRL, MVT::v2i64, Expand);
584
585       setOperationAction(ISD::SETCC, MVT::v2i64, Custom);
586
587       setOperationAction(ISD::LOAD, MVT::v2i64, Promote);
588       AddPromotedToType (ISD::LOAD, MVT::v2i64, MVT::v2f64);
589       setOperationAction(ISD::STORE, MVT::v2i64, Promote);
590       AddPromotedToType (ISD::STORE, MVT::v2i64, MVT::v2f64);
591
592       setOperationAction(ISD::VECTOR_SHUFFLE, MVT::v2i64, Legal);
593
594       setOperationAction(ISD::SINT_TO_FP, MVT::v2i64, Legal);
595       setOperationAction(ISD::UINT_TO_FP, MVT::v2i64, Legal);
596       setOperationAction(ISD::FP_TO_SINT, MVT::v2i64, Legal);
597       setOperationAction(ISD::FP_TO_UINT, MVT::v2i64, Legal);
598
599       // Vector operation legalization checks the result type of
600       // SIGN_EXTEND_INREG, overall legalization checks the inner type.
601       setOperationAction(ISD::SIGN_EXTEND_INREG, MVT::v2i64, Legal);
602       setOperationAction(ISD::SIGN_EXTEND_INREG, MVT::v2i32, Legal);
603       setOperationAction(ISD::SIGN_EXTEND_INREG, MVT::v2i16, Custom);
604       setOperationAction(ISD::SIGN_EXTEND_INREG, MVT::v2i8, Custom);
605
606       addRegisterClass(MVT::v2i64, &PPC::VSRCRegClass);
607     }
608
609     if (Subtarget.hasP8Altivec()) 
610       addRegisterClass(MVT::v2i64, &PPC::VRRCRegClass);
611   }
612
613   if (Subtarget.has64BitSupport())
614     setOperationAction(ISD::PREFETCH, MVT::Other, Legal);
615
616   setOperationAction(ISD::READCYCLECOUNTER, MVT::i64, isPPC64 ? Legal : Custom);
617
618   if (!isPPC64) {
619     setOperationAction(ISD::ATOMIC_LOAD,  MVT::i64, Expand);
620     setOperationAction(ISD::ATOMIC_STORE, MVT::i64, Expand);
621   }
622
623   setBooleanContents(ZeroOrOneBooleanContent);
624   // Altivec instructions set fields to all zeros or all ones.
625   setBooleanVectorContents(ZeroOrNegativeOneBooleanContent);
626
627   if (!isPPC64) {
628     // These libcalls are not available in 32-bit.
629     setLibcallName(RTLIB::SHL_I128, nullptr);
630     setLibcallName(RTLIB::SRL_I128, nullptr);
631     setLibcallName(RTLIB::SRA_I128, nullptr);
632   }
633
634   if (isPPC64) {
635     setStackPointerRegisterToSaveRestore(PPC::X1);
636     setExceptionPointerRegister(PPC::X3);
637     setExceptionSelectorRegister(PPC::X4);
638   } else {
639     setStackPointerRegisterToSaveRestore(PPC::R1);
640     setExceptionPointerRegister(PPC::R3);
641     setExceptionSelectorRegister(PPC::R4);
642   }
643
644   // We have target-specific dag combine patterns for the following nodes:
645   setTargetDAGCombine(ISD::SINT_TO_FP);
646   if (Subtarget.hasFPCVT())
647     setTargetDAGCombine(ISD::UINT_TO_FP);
648   setTargetDAGCombine(ISD::LOAD);
649   setTargetDAGCombine(ISD::STORE);
650   setTargetDAGCombine(ISD::BR_CC);
651   if (Subtarget.useCRBits())
652     setTargetDAGCombine(ISD::BRCOND);
653   setTargetDAGCombine(ISD::BSWAP);
654   setTargetDAGCombine(ISD::INTRINSIC_WO_CHAIN);
655   setTargetDAGCombine(ISD::INTRINSIC_W_CHAIN);
656   setTargetDAGCombine(ISD::INTRINSIC_VOID);
657
658   setTargetDAGCombine(ISD::SIGN_EXTEND);
659   setTargetDAGCombine(ISD::ZERO_EXTEND);
660   setTargetDAGCombine(ISD::ANY_EXTEND);
661
662   if (Subtarget.useCRBits()) {
663     setTargetDAGCombine(ISD::TRUNCATE);
664     setTargetDAGCombine(ISD::SETCC);
665     setTargetDAGCombine(ISD::SELECT_CC);
666   }
667
668   // Use reciprocal estimates.
669   if (TM.Options.UnsafeFPMath) {
670     setTargetDAGCombine(ISD::FDIV);
671     setTargetDAGCombine(ISD::FSQRT);
672   }
673
674   // Darwin long double math library functions have $LDBL128 appended.
675   if (Subtarget.isDarwin()) {
676     setLibcallName(RTLIB::COS_PPCF128, "cosl$LDBL128");
677     setLibcallName(RTLIB::POW_PPCF128, "powl$LDBL128");
678     setLibcallName(RTLIB::REM_PPCF128, "fmodl$LDBL128");
679     setLibcallName(RTLIB::SIN_PPCF128, "sinl$LDBL128");
680     setLibcallName(RTLIB::SQRT_PPCF128, "sqrtl$LDBL128");
681     setLibcallName(RTLIB::LOG_PPCF128, "logl$LDBL128");
682     setLibcallName(RTLIB::LOG2_PPCF128, "log2l$LDBL128");
683     setLibcallName(RTLIB::LOG10_PPCF128, "log10l$LDBL128");
684     setLibcallName(RTLIB::EXP_PPCF128, "expl$LDBL128");
685     setLibcallName(RTLIB::EXP2_PPCF128, "exp2l$LDBL128");
686   }
687
688   // With 32 condition bits, we don't need to sink (and duplicate) compares
689   // aggressively in CodeGenPrep.
690   if (Subtarget.useCRBits()) {
691     setHasMultipleConditionRegisters();
692     setJumpIsExpensive();
693   }
694
695   setMinFunctionAlignment(2);
696   if (Subtarget.isDarwin())
697     setPrefFunctionAlignment(4);
698
699   switch (Subtarget.getDarwinDirective()) {
700   default: break;
701   case PPC::DIR_970:
702   case PPC::DIR_A2:
703   case PPC::DIR_E500mc:
704   case PPC::DIR_E5500:
705   case PPC::DIR_PWR4:
706   case PPC::DIR_PWR5:
707   case PPC::DIR_PWR5X:
708   case PPC::DIR_PWR6:
709   case PPC::DIR_PWR6X:
710   case PPC::DIR_PWR7:
711   case PPC::DIR_PWR8:
712     setPrefFunctionAlignment(4);
713     setPrefLoopAlignment(4);
714     break;
715   }
716
717   setInsertFencesForAtomic(true);
718
719   if (Subtarget.enableMachineScheduler())
720     setSchedulingPreference(Sched::Source);
721   else
722     setSchedulingPreference(Sched::Hybrid);
723
724   computeRegisterProperties();
725
726   // The Freescale cores do better with aggressive inlining of memcpy and
727   // friends. GCC uses same threshold of 128 bytes (= 32 word stores).
728   if (Subtarget.getDarwinDirective() == PPC::DIR_E500mc ||
729       Subtarget.getDarwinDirective() == PPC::DIR_E5500) {
730     MaxStoresPerMemset = 32;
731     MaxStoresPerMemsetOptSize = 16;
732     MaxStoresPerMemcpy = 32;
733     MaxStoresPerMemcpyOptSize = 8;
734     MaxStoresPerMemmove = 32;
735     MaxStoresPerMemmoveOptSize = 8;
736   }
737 }
738
739 /// getMaxByValAlign - Helper for getByValTypeAlignment to determine
740 /// the desired ByVal argument alignment.
741 static void getMaxByValAlign(Type *Ty, unsigned &MaxAlign,
742                              unsigned MaxMaxAlign) {
743   if (MaxAlign == MaxMaxAlign)
744     return;
745   if (VectorType *VTy = dyn_cast<VectorType>(Ty)) {
746     if (MaxMaxAlign >= 32 && VTy->getBitWidth() >= 256)
747       MaxAlign = 32;
748     else if (VTy->getBitWidth() >= 128 && MaxAlign < 16)
749       MaxAlign = 16;
750   } else if (ArrayType *ATy = dyn_cast<ArrayType>(Ty)) {
751     unsigned EltAlign = 0;
752     getMaxByValAlign(ATy->getElementType(), EltAlign, MaxMaxAlign);
753     if (EltAlign > MaxAlign)
754       MaxAlign = EltAlign;
755   } else if (StructType *STy = dyn_cast<StructType>(Ty)) {
756     for (unsigned i = 0, e = STy->getNumElements(); i != e; ++i) {
757       unsigned EltAlign = 0;
758       getMaxByValAlign(STy->getElementType(i), EltAlign, MaxMaxAlign);
759       if (EltAlign > MaxAlign)
760         MaxAlign = EltAlign;
761       if (MaxAlign == MaxMaxAlign)
762         break;
763     }
764   }
765 }
766
767 /// getByValTypeAlignment - Return the desired alignment for ByVal aggregate
768 /// function arguments in the caller parameter area.
769 unsigned PPCTargetLowering::getByValTypeAlignment(Type *Ty) const {
770   // Darwin passes everything on 4 byte boundary.
771   if (Subtarget.isDarwin())
772     return 4;
773
774   // 16byte and wider vectors are passed on 16byte boundary.
775   // The rest is 8 on PPC64 and 4 on PPC32 boundary.
776   unsigned Align = Subtarget.isPPC64() ? 8 : 4;
777   if (Subtarget.hasAltivec() || Subtarget.hasQPX())
778     getMaxByValAlign(Ty, Align, Subtarget.hasQPX() ? 32 : 16);
779   return Align;
780 }
781
782 const char *PPCTargetLowering::getTargetNodeName(unsigned Opcode) const {
783   switch (Opcode) {
784   default: return nullptr;
785   case PPCISD::FSEL:            return "PPCISD::FSEL";
786   case PPCISD::FCFID:           return "PPCISD::FCFID";
787   case PPCISD::FCFIDU:          return "PPCISD::FCFIDU";
788   case PPCISD::FCFIDS:          return "PPCISD::FCFIDS";
789   case PPCISD::FCFIDUS:         return "PPCISD::FCFIDUS";
790   case PPCISD::FCTIDZ:          return "PPCISD::FCTIDZ";
791   case PPCISD::FCTIWZ:          return "PPCISD::FCTIWZ";
792   case PPCISD::FCTIDUZ:         return "PPCISD::FCTIDUZ";
793   case PPCISD::FCTIWUZ:         return "PPCISD::FCTIWUZ";
794   case PPCISD::FRE:             return "PPCISD::FRE";
795   case PPCISD::FRSQRTE:         return "PPCISD::FRSQRTE";
796   case PPCISD::STFIWX:          return "PPCISD::STFIWX";
797   case PPCISD::VMADDFP:         return "PPCISD::VMADDFP";
798   case PPCISD::VNMSUBFP:        return "PPCISD::VNMSUBFP";
799   case PPCISD::VPERM:           return "PPCISD::VPERM";
800   case PPCISD::CMPB:            return "PPCISD::CMPB";
801   case PPCISD::Hi:              return "PPCISD::Hi";
802   case PPCISD::Lo:              return "PPCISD::Lo";
803   case PPCISD::TOC_ENTRY:       return "PPCISD::TOC_ENTRY";
804   case PPCISD::DYNALLOC:        return "PPCISD::DYNALLOC";
805   case PPCISD::GlobalBaseReg:   return "PPCISD::GlobalBaseReg";
806   case PPCISD::SRL:             return "PPCISD::SRL";
807   case PPCISD::SRA:             return "PPCISD::SRA";
808   case PPCISD::SHL:             return "PPCISD::SHL";
809   case PPCISD::CALL:            return "PPCISD::CALL";
810   case PPCISD::CALL_NOP:        return "PPCISD::CALL_NOP";
811   case PPCISD::MTCTR:           return "PPCISD::MTCTR";
812   case PPCISD::BCTRL:           return "PPCISD::BCTRL";
813   case PPCISD::BCTRL_LOAD_TOC:  return "PPCISD::BCTRL_LOAD_TOC";
814   case PPCISD::RET_FLAG:        return "PPCISD::RET_FLAG";
815   case PPCISD::READ_TIME_BASE:  return "PPCISD::READ_TIME_BASE";
816   case PPCISD::EH_SJLJ_SETJMP:  return "PPCISD::EH_SJLJ_SETJMP";
817   case PPCISD::EH_SJLJ_LONGJMP: return "PPCISD::EH_SJLJ_LONGJMP";
818   case PPCISD::MFOCRF:          return "PPCISD::MFOCRF";
819   case PPCISD::VCMP:            return "PPCISD::VCMP";
820   case PPCISD::VCMPo:           return "PPCISD::VCMPo";
821   case PPCISD::LBRX:            return "PPCISD::LBRX";
822   case PPCISD::STBRX:           return "PPCISD::STBRX";
823   case PPCISD::LFIWAX:          return "PPCISD::LFIWAX";
824   case PPCISD::LFIWZX:          return "PPCISD::LFIWZX";
825   case PPCISD::LARX:            return "PPCISD::LARX";
826   case PPCISD::STCX:            return "PPCISD::STCX";
827   case PPCISD::COND_BRANCH:     return "PPCISD::COND_BRANCH";
828   case PPCISD::BDNZ:            return "PPCISD::BDNZ";
829   case PPCISD::BDZ:             return "PPCISD::BDZ";
830   case PPCISD::MFFS:            return "PPCISD::MFFS";
831   case PPCISD::FADDRTZ:         return "PPCISD::FADDRTZ";
832   case PPCISD::TC_RETURN:       return "PPCISD::TC_RETURN";
833   case PPCISD::CR6SET:          return "PPCISD::CR6SET";
834   case PPCISD::CR6UNSET:        return "PPCISD::CR6UNSET";
835   case PPCISD::ADDIS_TOC_HA:    return "PPCISD::ADDIS_TOC_HA";
836   case PPCISD::LD_TOC_L:        return "PPCISD::LD_TOC_L";
837   case PPCISD::ADDI_TOC_L:      return "PPCISD::ADDI_TOC_L";
838   case PPCISD::PPC32_GOT:       return "PPCISD::PPC32_GOT";
839   case PPCISD::ADDIS_GOT_TPREL_HA: return "PPCISD::ADDIS_GOT_TPREL_HA";
840   case PPCISD::LD_GOT_TPREL_L:  return "PPCISD::LD_GOT_TPREL_L";
841   case PPCISD::ADD_TLS:         return "PPCISD::ADD_TLS";
842   case PPCISD::ADDIS_TLSGD_HA:  return "PPCISD::ADDIS_TLSGD_HA";
843   case PPCISD::ADDI_TLSGD_L:    return "PPCISD::ADDI_TLSGD_L";
844   case PPCISD::GET_TLS_ADDR:    return "PPCISD::GET_TLS_ADDR";
845   case PPCISD::ADDI_TLSGD_L_ADDR: return "PPCISD::ADDI_TLSGD_L_ADDR";
846   case PPCISD::ADDIS_TLSLD_HA:  return "PPCISD::ADDIS_TLSLD_HA";
847   case PPCISD::ADDI_TLSLD_L:    return "PPCISD::ADDI_TLSLD_L";
848   case PPCISD::GET_TLSLD_ADDR:  return "PPCISD::GET_TLSLD_ADDR";
849   case PPCISD::ADDI_TLSLD_L_ADDR: return "PPCISD::ADDI_TLSLD_L_ADDR";
850   case PPCISD::ADDIS_DTPREL_HA: return "PPCISD::ADDIS_DTPREL_HA";
851   case PPCISD::ADDI_DTPREL_L:   return "PPCISD::ADDI_DTPREL_L";
852   case PPCISD::VADD_SPLAT:      return "PPCISD::VADD_SPLAT";
853   case PPCISD::SC:              return "PPCISD::SC";
854   }
855 }
856
857 EVT PPCTargetLowering::getSetCCResultType(LLVMContext &, EVT VT) const {
858   if (!VT.isVector())
859     return Subtarget.useCRBits() ? MVT::i1 : MVT::i32;
860   return VT.changeVectorElementTypeToInteger();
861 }
862
863 bool PPCTargetLowering::enableAggressiveFMAFusion(EVT VT) const {
864   assert(VT.isFloatingPoint() && "Non-floating-point FMA?");
865   return true;
866 }
867
868 //===----------------------------------------------------------------------===//
869 // Node matching predicates, for use by the tblgen matching code.
870 //===----------------------------------------------------------------------===//
871
872 /// isFloatingPointZero - Return true if this is 0.0 or -0.0.
873 static bool isFloatingPointZero(SDValue Op) {
874   if (ConstantFPSDNode *CFP = dyn_cast<ConstantFPSDNode>(Op))
875     return CFP->getValueAPF().isZero();
876   else if (ISD::isEXTLoad(Op.getNode()) || ISD::isNON_EXTLoad(Op.getNode())) {
877     // Maybe this has already been legalized into the constant pool?
878     if (ConstantPoolSDNode *CP = dyn_cast<ConstantPoolSDNode>(Op.getOperand(1)))
879       if (const ConstantFP *CFP = dyn_cast<ConstantFP>(CP->getConstVal()))
880         return CFP->getValueAPF().isZero();
881   }
882   return false;
883 }
884
885 /// isConstantOrUndef - Op is either an undef node or a ConstantSDNode.  Return
886 /// true if Op is undef or if it matches the specified value.
887 static bool isConstantOrUndef(int Op, int Val) {
888   return Op < 0 || Op == Val;
889 }
890
891 /// isVPKUHUMShuffleMask - Return true if this is the shuffle mask for a
892 /// VPKUHUM instruction.
893 /// The ShuffleKind distinguishes between big-endian operations with
894 /// two different inputs (0), either-endian operations with two identical
895 /// inputs (1), and little-endian operantion with two different inputs (2).
896 /// For the latter, the input operands are swapped (see PPCInstrAltivec.td).
897 bool PPC::isVPKUHUMShuffleMask(ShuffleVectorSDNode *N, unsigned ShuffleKind,
898                                SelectionDAG &DAG) {
899   bool IsLE = DAG.getTarget().getDataLayout()->isLittleEndian();
900   if (ShuffleKind == 0) {
901     if (IsLE)
902       return false;
903     for (unsigned i = 0; i != 16; ++i)
904       if (!isConstantOrUndef(N->getMaskElt(i), i*2+1))
905         return false;
906   } else if (ShuffleKind == 2) {
907     if (!IsLE)
908       return false;
909     for (unsigned i = 0; i != 16; ++i)
910       if (!isConstantOrUndef(N->getMaskElt(i), i*2))
911         return false;
912   } else if (ShuffleKind == 1) {
913     unsigned j = IsLE ? 0 : 1;
914     for (unsigned i = 0; i != 8; ++i)
915       if (!isConstantOrUndef(N->getMaskElt(i),    i*2+j) ||
916           !isConstantOrUndef(N->getMaskElt(i+8),  i*2+j))
917         return false;
918   }
919   return true;
920 }
921
922 /// isVPKUWUMShuffleMask - Return true if this is the shuffle mask for a
923 /// VPKUWUM instruction.
924 /// The ShuffleKind distinguishes between big-endian operations with
925 /// two different inputs (0), either-endian operations with two identical
926 /// inputs (1), and little-endian operantion with two different inputs (2).
927 /// For the latter, the input operands are swapped (see PPCInstrAltivec.td).
928 bool PPC::isVPKUWUMShuffleMask(ShuffleVectorSDNode *N, unsigned ShuffleKind,
929                                SelectionDAG &DAG) {
930   bool IsLE = DAG.getTarget().getDataLayout()->isLittleEndian();
931   if (ShuffleKind == 0) {
932     if (IsLE)
933       return false;
934     for (unsigned i = 0; i != 16; i += 2)
935       if (!isConstantOrUndef(N->getMaskElt(i  ),  i*2+2) ||
936           !isConstantOrUndef(N->getMaskElt(i+1),  i*2+3))
937         return false;
938   } else if (ShuffleKind == 2) {
939     if (!IsLE)
940       return false;
941     for (unsigned i = 0; i != 16; i += 2)
942       if (!isConstantOrUndef(N->getMaskElt(i  ),  i*2) ||
943           !isConstantOrUndef(N->getMaskElt(i+1),  i*2+1))
944         return false;
945   } else if (ShuffleKind == 1) {
946     unsigned j = IsLE ? 0 : 2;
947     for (unsigned i = 0; i != 8; i += 2)
948       if (!isConstantOrUndef(N->getMaskElt(i  ),  i*2+j)   ||
949           !isConstantOrUndef(N->getMaskElt(i+1),  i*2+j+1) ||
950           !isConstantOrUndef(N->getMaskElt(i+8),  i*2+j)   ||
951           !isConstantOrUndef(N->getMaskElt(i+9),  i*2+j+1))
952         return false;
953   }
954   return true;
955 }
956
957 /// isVMerge - Common function, used to match vmrg* shuffles.
958 ///
959 static bool isVMerge(ShuffleVectorSDNode *N, unsigned UnitSize,
960                      unsigned LHSStart, unsigned RHSStart) {
961   if (N->getValueType(0) != MVT::v16i8)
962     return false;
963   assert((UnitSize == 1 || UnitSize == 2 || UnitSize == 4) &&
964          "Unsupported merge size!");
965
966   for (unsigned i = 0; i != 8/UnitSize; ++i)     // Step over units
967     for (unsigned j = 0; j != UnitSize; ++j) {   // Step over bytes within unit
968       if (!isConstantOrUndef(N->getMaskElt(i*UnitSize*2+j),
969                              LHSStart+j+i*UnitSize) ||
970           !isConstantOrUndef(N->getMaskElt(i*UnitSize*2+UnitSize+j),
971                              RHSStart+j+i*UnitSize))
972         return false;
973     }
974   return true;
975 }
976
977 /// isVMRGLShuffleMask - Return true if this is a shuffle mask suitable for
978 /// a VMRGL* instruction with the specified unit size (1,2 or 4 bytes).
979 /// The ShuffleKind distinguishes between big-endian merges with two 
980 /// different inputs (0), either-endian merges with two identical inputs (1),
981 /// and little-endian merges with two different inputs (2).  For the latter,
982 /// the input operands are swapped (see PPCInstrAltivec.td).
983 bool PPC::isVMRGLShuffleMask(ShuffleVectorSDNode *N, unsigned UnitSize,
984                              unsigned ShuffleKind, SelectionDAG &DAG) {
985   if (DAG.getTarget().getDataLayout()->isLittleEndian()) {
986     if (ShuffleKind == 1) // unary
987       return isVMerge(N, UnitSize, 0, 0);
988     else if (ShuffleKind == 2) // swapped
989       return isVMerge(N, UnitSize, 0, 16);
990     else
991       return false;
992   } else {
993     if (ShuffleKind == 1) // unary
994       return isVMerge(N, UnitSize, 8, 8);
995     else if (ShuffleKind == 0) // normal
996       return isVMerge(N, UnitSize, 8, 24);
997     else
998       return false;
999   }
1000 }
1001
1002 /// isVMRGHShuffleMask - Return true if this is a shuffle mask suitable for
1003 /// a VMRGH* instruction with the specified unit size (1,2 or 4 bytes).
1004 /// The ShuffleKind distinguishes between big-endian merges with two 
1005 /// different inputs (0), either-endian merges with two identical inputs (1),
1006 /// and little-endian merges with two different inputs (2).  For the latter,
1007 /// the input operands are swapped (see PPCInstrAltivec.td).
1008 bool PPC::isVMRGHShuffleMask(ShuffleVectorSDNode *N, unsigned UnitSize,
1009                              unsigned ShuffleKind, SelectionDAG &DAG) {
1010   if (DAG.getTarget().getDataLayout()->isLittleEndian()) {
1011     if (ShuffleKind == 1) // unary
1012       return isVMerge(N, UnitSize, 8, 8);
1013     else if (ShuffleKind == 2) // swapped
1014       return isVMerge(N, UnitSize, 8, 24);
1015     else
1016       return false;
1017   } else {
1018     if (ShuffleKind == 1) // unary
1019       return isVMerge(N, UnitSize, 0, 0);
1020     else if (ShuffleKind == 0) // normal
1021       return isVMerge(N, UnitSize, 0, 16);
1022     else
1023       return false;
1024   }
1025 }
1026
1027
1028 /// isVSLDOIShuffleMask - If this is a vsldoi shuffle mask, return the shift
1029 /// amount, otherwise return -1.
1030 /// The ShuffleKind distinguishes between big-endian operations with two 
1031 /// different inputs (0), either-endian operations with two identical inputs
1032 /// (1), and little-endian operations with two different inputs (2).  For the
1033 /// latter, the input operands are swapped (see PPCInstrAltivec.td).
1034 int PPC::isVSLDOIShuffleMask(SDNode *N, unsigned ShuffleKind,
1035                              SelectionDAG &DAG) {
1036   if (N->getValueType(0) != MVT::v16i8)
1037     return -1;
1038
1039   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(N);
1040
1041   // Find the first non-undef value in the shuffle mask.
1042   unsigned i;
1043   for (i = 0; i != 16 && SVOp->getMaskElt(i) < 0; ++i)
1044     /*search*/;
1045
1046   if (i == 16) return -1;  // all undef.
1047
1048   // Otherwise, check to see if the rest of the elements are consecutively
1049   // numbered from this value.
1050   unsigned ShiftAmt = SVOp->getMaskElt(i);
1051   if (ShiftAmt < i) return -1;
1052
1053   ShiftAmt -= i;
1054   bool isLE = DAG.getTarget().getDataLayout()->isLittleEndian();
1055
1056   if ((ShuffleKind == 0 && !isLE) || (ShuffleKind == 2 && isLE)) {
1057     // Check the rest of the elements to see if they are consecutive.
1058     for (++i; i != 16; ++i)
1059       if (!isConstantOrUndef(SVOp->getMaskElt(i), ShiftAmt+i))
1060         return -1;
1061   } else if (ShuffleKind == 1) {
1062     // Check the rest of the elements to see if they are consecutive.
1063     for (++i; i != 16; ++i)
1064       if (!isConstantOrUndef(SVOp->getMaskElt(i), (ShiftAmt+i) & 15))
1065         return -1;
1066   } else
1067     return -1;
1068
1069   if (ShuffleKind == 2 && isLE)
1070     ShiftAmt = 16 - ShiftAmt;
1071
1072   return ShiftAmt;
1073 }
1074
1075 /// isSplatShuffleMask - Return true if the specified VECTOR_SHUFFLE operand
1076 /// specifies a splat of a single element that is suitable for input to
1077 /// VSPLTB/VSPLTH/VSPLTW.
1078 bool PPC::isSplatShuffleMask(ShuffleVectorSDNode *N, unsigned EltSize) {
1079   assert(N->getValueType(0) == MVT::v16i8 &&
1080          (EltSize == 1 || EltSize == 2 || EltSize == 4));
1081
1082   // This is a splat operation if each element of the permute is the same, and
1083   // if the value doesn't reference the second vector.
1084   unsigned ElementBase = N->getMaskElt(0);
1085
1086   // FIXME: Handle UNDEF elements too!
1087   if (ElementBase >= 16)
1088     return false;
1089
1090   // Check that the indices are consecutive, in the case of a multi-byte element
1091   // splatted with a v16i8 mask.
1092   for (unsigned i = 1; i != EltSize; ++i)
1093     if (N->getMaskElt(i) < 0 || N->getMaskElt(i) != (int)(i+ElementBase))
1094       return false;
1095
1096   for (unsigned i = EltSize, e = 16; i != e; i += EltSize) {
1097     if (N->getMaskElt(i) < 0) continue;
1098     for (unsigned j = 0; j != EltSize; ++j)
1099       if (N->getMaskElt(i+j) != N->getMaskElt(j))
1100         return false;
1101   }
1102   return true;
1103 }
1104
1105 /// isAllNegativeZeroVector - Returns true if all elements of build_vector
1106 /// are -0.0.
1107 bool PPC::isAllNegativeZeroVector(SDNode *N) {
1108   BuildVectorSDNode *BV = cast<BuildVectorSDNode>(N);
1109
1110   APInt APVal, APUndef;
1111   unsigned BitSize;
1112   bool HasAnyUndefs;
1113
1114   if (BV->isConstantSplat(APVal, APUndef, BitSize, HasAnyUndefs, 32, true))
1115     if (ConstantFPSDNode *CFP = dyn_cast<ConstantFPSDNode>(N->getOperand(0)))
1116       return CFP->getValueAPF().isNegZero();
1117
1118   return false;
1119 }
1120
1121 /// getVSPLTImmediate - Return the appropriate VSPLT* immediate to splat the
1122 /// specified isSplatShuffleMask VECTOR_SHUFFLE mask.
1123 unsigned PPC::getVSPLTImmediate(SDNode *N, unsigned EltSize,
1124                                 SelectionDAG &DAG) {
1125   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(N);
1126   assert(isSplatShuffleMask(SVOp, EltSize));
1127   if (DAG.getTarget().getDataLayout()->isLittleEndian())
1128     return (16 / EltSize) - 1 - (SVOp->getMaskElt(0) / EltSize);
1129   else
1130     return SVOp->getMaskElt(0) / EltSize;
1131 }
1132
1133 /// get_VSPLTI_elt - If this is a build_vector of constants which can be formed
1134 /// by using a vspltis[bhw] instruction of the specified element size, return
1135 /// the constant being splatted.  The ByteSize field indicates the number of
1136 /// bytes of each element [124] -> [bhw].
1137 SDValue PPC::get_VSPLTI_elt(SDNode *N, unsigned ByteSize, SelectionDAG &DAG) {
1138   SDValue OpVal(nullptr, 0);
1139
1140   // If ByteSize of the splat is bigger than the element size of the
1141   // build_vector, then we have a case where we are checking for a splat where
1142   // multiple elements of the buildvector are folded together into a single
1143   // logical element of the splat (e.g. "vsplish 1" to splat {0,1}*8).
1144   unsigned EltSize = 16/N->getNumOperands();
1145   if (EltSize < ByteSize) {
1146     unsigned Multiple = ByteSize/EltSize;   // Number of BV entries per spltval.
1147     SDValue UniquedVals[4];
1148     assert(Multiple > 1 && Multiple <= 4 && "How can this happen?");
1149
1150     // See if all of the elements in the buildvector agree across.
1151     for (unsigned i = 0, e = N->getNumOperands(); i != e; ++i) {
1152       if (N->getOperand(i).getOpcode() == ISD::UNDEF) continue;
1153       // If the element isn't a constant, bail fully out.
1154       if (!isa<ConstantSDNode>(N->getOperand(i))) return SDValue();
1155
1156
1157       if (!UniquedVals[i&(Multiple-1)].getNode())
1158         UniquedVals[i&(Multiple-1)] = N->getOperand(i);
1159       else if (UniquedVals[i&(Multiple-1)] != N->getOperand(i))
1160         return SDValue();  // no match.
1161     }
1162
1163     // Okay, if we reached this point, UniquedVals[0..Multiple-1] contains
1164     // either constant or undef values that are identical for each chunk.  See
1165     // if these chunks can form into a larger vspltis*.
1166
1167     // Check to see if all of the leading entries are either 0 or -1.  If
1168     // neither, then this won't fit into the immediate field.
1169     bool LeadingZero = true;
1170     bool LeadingOnes = true;
1171     for (unsigned i = 0; i != Multiple-1; ++i) {
1172       if (!UniquedVals[i].getNode()) continue;  // Must have been undefs.
1173
1174       LeadingZero &= cast<ConstantSDNode>(UniquedVals[i])->isNullValue();
1175       LeadingOnes &= cast<ConstantSDNode>(UniquedVals[i])->isAllOnesValue();
1176     }
1177     // Finally, check the least significant entry.
1178     if (LeadingZero) {
1179       if (!UniquedVals[Multiple-1].getNode())
1180         return DAG.getTargetConstant(0, MVT::i32);  // 0,0,0,undef
1181       int Val = cast<ConstantSDNode>(UniquedVals[Multiple-1])->getZExtValue();
1182       if (Val < 16)
1183         return DAG.getTargetConstant(Val, MVT::i32);  // 0,0,0,4 -> vspltisw(4)
1184     }
1185     if (LeadingOnes) {
1186       if (!UniquedVals[Multiple-1].getNode())
1187         return DAG.getTargetConstant(~0U, MVT::i32);  // -1,-1,-1,undef
1188       int Val =cast<ConstantSDNode>(UniquedVals[Multiple-1])->getSExtValue();
1189       if (Val >= -16)                            // -1,-1,-1,-2 -> vspltisw(-2)
1190         return DAG.getTargetConstant(Val, MVT::i32);
1191     }
1192
1193     return SDValue();
1194   }
1195
1196   // Check to see if this buildvec has a single non-undef value in its elements.
1197   for (unsigned i = 0, e = N->getNumOperands(); i != e; ++i) {
1198     if (N->getOperand(i).getOpcode() == ISD::UNDEF) continue;
1199     if (!OpVal.getNode())
1200       OpVal = N->getOperand(i);
1201     else if (OpVal != N->getOperand(i))
1202       return SDValue();
1203   }
1204
1205   if (!OpVal.getNode()) return SDValue();  // All UNDEF: use implicit def.
1206
1207   unsigned ValSizeInBytes = EltSize;
1208   uint64_t Value = 0;
1209   if (ConstantSDNode *CN = dyn_cast<ConstantSDNode>(OpVal)) {
1210     Value = CN->getZExtValue();
1211   } else if (ConstantFPSDNode *CN = dyn_cast<ConstantFPSDNode>(OpVal)) {
1212     assert(CN->getValueType(0) == MVT::f32 && "Only one legal FP vector type!");
1213     Value = FloatToBits(CN->getValueAPF().convertToFloat());
1214   }
1215
1216   // If the splat value is larger than the element value, then we can never do
1217   // this splat.  The only case that we could fit the replicated bits into our
1218   // immediate field for would be zero, and we prefer to use vxor for it.
1219   if (ValSizeInBytes < ByteSize) return SDValue();
1220
1221   // If the element value is larger than the splat value, cut it in half and
1222   // check to see if the two halves are equal.  Continue doing this until we
1223   // get to ByteSize.  This allows us to handle 0x01010101 as 0x01.
1224   while (ValSizeInBytes > ByteSize) {
1225     ValSizeInBytes >>= 1;
1226
1227     // If the top half equals the bottom half, we're still ok.
1228     if (((Value >> (ValSizeInBytes*8)) & ((1 << (8*ValSizeInBytes))-1)) !=
1229          (Value                        & ((1 << (8*ValSizeInBytes))-1)))
1230       return SDValue();
1231   }
1232
1233   // Properly sign extend the value.
1234   int MaskVal = SignExtend32(Value, ByteSize * 8);
1235
1236   // If this is zero, don't match, zero matches ISD::isBuildVectorAllZeros.
1237   if (MaskVal == 0) return SDValue();
1238
1239   // Finally, if this value fits in a 5 bit sext field, return it
1240   if (SignExtend32<5>(MaskVal) == MaskVal)
1241     return DAG.getTargetConstant(MaskVal, MVT::i32);
1242   return SDValue();
1243 }
1244
1245 //===----------------------------------------------------------------------===//
1246 //  Addressing Mode Selection
1247 //===----------------------------------------------------------------------===//
1248
1249 /// isIntS16Immediate - This method tests to see if the node is either a 32-bit
1250 /// or 64-bit immediate, and if the value can be accurately represented as a
1251 /// sign extension from a 16-bit value.  If so, this returns true and the
1252 /// immediate.
1253 static bool isIntS16Immediate(SDNode *N, short &Imm) {
1254   if (!isa<ConstantSDNode>(N))
1255     return false;
1256
1257   Imm = (short)cast<ConstantSDNode>(N)->getZExtValue();
1258   if (N->getValueType(0) == MVT::i32)
1259     return Imm == (int32_t)cast<ConstantSDNode>(N)->getZExtValue();
1260   else
1261     return Imm == (int64_t)cast<ConstantSDNode>(N)->getZExtValue();
1262 }
1263 static bool isIntS16Immediate(SDValue Op, short &Imm) {
1264   return isIntS16Immediate(Op.getNode(), Imm);
1265 }
1266
1267
1268 /// SelectAddressRegReg - Given the specified addressed, check to see if it
1269 /// can be represented as an indexed [r+r] operation.  Returns false if it
1270 /// can be more efficiently represented with [r+imm].
1271 bool PPCTargetLowering::SelectAddressRegReg(SDValue N, SDValue &Base,
1272                                             SDValue &Index,
1273                                             SelectionDAG &DAG) const {
1274   short imm = 0;
1275   if (N.getOpcode() == ISD::ADD) {
1276     if (isIntS16Immediate(N.getOperand(1), imm))
1277       return false;    // r+i
1278     if (N.getOperand(1).getOpcode() == PPCISD::Lo)
1279       return false;    // r+i
1280
1281     Base = N.getOperand(0);
1282     Index = N.getOperand(1);
1283     return true;
1284   } else if (N.getOpcode() == ISD::OR) {
1285     if (isIntS16Immediate(N.getOperand(1), imm))
1286       return false;    // r+i can fold it if we can.
1287
1288     // If this is an or of disjoint bitfields, we can codegen this as an add
1289     // (for better address arithmetic) if the LHS and RHS of the OR are provably
1290     // disjoint.
1291     APInt LHSKnownZero, LHSKnownOne;
1292     APInt RHSKnownZero, RHSKnownOne;
1293     DAG.computeKnownBits(N.getOperand(0),
1294                          LHSKnownZero, LHSKnownOne);
1295
1296     if (LHSKnownZero.getBoolValue()) {
1297       DAG.computeKnownBits(N.getOperand(1),
1298                            RHSKnownZero, RHSKnownOne);
1299       // If all of the bits are known zero on the LHS or RHS, the add won't
1300       // carry.
1301       if (~(LHSKnownZero | RHSKnownZero) == 0) {
1302         Base = N.getOperand(0);
1303         Index = N.getOperand(1);
1304         return true;
1305       }
1306     }
1307   }
1308
1309   return false;
1310 }
1311
1312 // If we happen to be doing an i64 load or store into a stack slot that has
1313 // less than a 4-byte alignment, then the frame-index elimination may need to
1314 // use an indexed load or store instruction (because the offset may not be a
1315 // multiple of 4). The extra register needed to hold the offset comes from the
1316 // register scavenger, and it is possible that the scavenger will need to use
1317 // an emergency spill slot. As a result, we need to make sure that a spill slot
1318 // is allocated when doing an i64 load/store into a less-than-4-byte-aligned
1319 // stack slot.
1320 static void fixupFuncForFI(SelectionDAG &DAG, int FrameIdx, EVT VT) {
1321   // FIXME: This does not handle the LWA case.
1322   if (VT != MVT::i64)
1323     return;
1324
1325   // NOTE: We'll exclude negative FIs here, which come from argument
1326   // lowering, because there are no known test cases triggering this problem
1327   // using packed structures (or similar). We can remove this exclusion if
1328   // we find such a test case. The reason why this is so test-case driven is
1329   // because this entire 'fixup' is only to prevent crashes (from the
1330   // register scavenger) on not-really-valid inputs. For example, if we have:
1331   //   %a = alloca i1
1332   //   %b = bitcast i1* %a to i64*
1333   //   store i64* a, i64 b
1334   // then the store should really be marked as 'align 1', but is not. If it
1335   // were marked as 'align 1' then the indexed form would have been
1336   // instruction-selected initially, and the problem this 'fixup' is preventing
1337   // won't happen regardless.
1338   if (FrameIdx < 0)
1339     return;
1340
1341   MachineFunction &MF = DAG.getMachineFunction();
1342   MachineFrameInfo *MFI = MF.getFrameInfo();
1343
1344   unsigned Align = MFI->getObjectAlignment(FrameIdx);
1345   if (Align >= 4)
1346     return;
1347
1348   PPCFunctionInfo *FuncInfo = MF.getInfo<PPCFunctionInfo>();
1349   FuncInfo->setHasNonRISpills();
1350 }
1351
1352 /// Returns true if the address N can be represented by a base register plus
1353 /// a signed 16-bit displacement [r+imm], and if it is not better
1354 /// represented as reg+reg.  If Aligned is true, only accept displacements
1355 /// suitable for STD and friends, i.e. multiples of 4.
1356 bool PPCTargetLowering::SelectAddressRegImm(SDValue N, SDValue &Disp,
1357                                             SDValue &Base,
1358                                             SelectionDAG &DAG,
1359                                             bool Aligned) const {
1360   // FIXME dl should come from parent load or store, not from address
1361   SDLoc dl(N);
1362   // If this can be more profitably realized as r+r, fail.
1363   if (SelectAddressRegReg(N, Disp, Base, DAG))
1364     return false;
1365
1366   if (N.getOpcode() == ISD::ADD) {
1367     short imm = 0;
1368     if (isIntS16Immediate(N.getOperand(1), imm) &&
1369         (!Aligned || (imm & 3) == 0)) {
1370       Disp = DAG.getTargetConstant(imm, N.getValueType());
1371       if (FrameIndexSDNode *FI = dyn_cast<FrameIndexSDNode>(N.getOperand(0))) {
1372         Base = DAG.getTargetFrameIndex(FI->getIndex(), N.getValueType());
1373         fixupFuncForFI(DAG, FI->getIndex(), N.getValueType());
1374       } else {
1375         Base = N.getOperand(0);
1376       }
1377       return true; // [r+i]
1378     } else if (N.getOperand(1).getOpcode() == PPCISD::Lo) {
1379       // Match LOAD (ADD (X, Lo(G))).
1380       assert(!cast<ConstantSDNode>(N.getOperand(1).getOperand(1))->getZExtValue()
1381              && "Cannot handle constant offsets yet!");
1382       Disp = N.getOperand(1).getOperand(0);  // The global address.
1383       assert(Disp.getOpcode() == ISD::TargetGlobalAddress ||
1384              Disp.getOpcode() == ISD::TargetGlobalTLSAddress ||
1385              Disp.getOpcode() == ISD::TargetConstantPool ||
1386              Disp.getOpcode() == ISD::TargetJumpTable);
1387       Base = N.getOperand(0);
1388       return true;  // [&g+r]
1389     }
1390   } else if (N.getOpcode() == ISD::OR) {
1391     short imm = 0;
1392     if (isIntS16Immediate(N.getOperand(1), imm) &&
1393         (!Aligned || (imm & 3) == 0)) {
1394       // If this is an or of disjoint bitfields, we can codegen this as an add
1395       // (for better address arithmetic) if the LHS and RHS of the OR are
1396       // provably disjoint.
1397       APInt LHSKnownZero, LHSKnownOne;
1398       DAG.computeKnownBits(N.getOperand(0), LHSKnownZero, LHSKnownOne);
1399
1400       if ((LHSKnownZero.getZExtValue()|~(uint64_t)imm) == ~0ULL) {
1401         // If all of the bits are known zero on the LHS or RHS, the add won't
1402         // carry.
1403         if (FrameIndexSDNode *FI =
1404               dyn_cast<FrameIndexSDNode>(N.getOperand(0))) {
1405           Base = DAG.getTargetFrameIndex(FI->getIndex(), N.getValueType());
1406           fixupFuncForFI(DAG, FI->getIndex(), N.getValueType());
1407         } else {
1408           Base = N.getOperand(0);
1409         }
1410         Disp = DAG.getTargetConstant(imm, N.getValueType());
1411         return true;
1412       }
1413     }
1414   } else if (ConstantSDNode *CN = dyn_cast<ConstantSDNode>(N)) {
1415     // Loading from a constant address.
1416
1417     // If this address fits entirely in a 16-bit sext immediate field, codegen
1418     // this as "d, 0"
1419     short Imm;
1420     if (isIntS16Immediate(CN, Imm) && (!Aligned || (Imm & 3) == 0)) {
1421       Disp = DAG.getTargetConstant(Imm, CN->getValueType(0));
1422       Base = DAG.getRegister(Subtarget.isPPC64() ? PPC::ZERO8 : PPC::ZERO,
1423                              CN->getValueType(0));
1424       return true;
1425     }
1426
1427     // Handle 32-bit sext immediates with LIS + addr mode.
1428     if ((CN->getValueType(0) == MVT::i32 ||
1429          (int64_t)CN->getZExtValue() == (int)CN->getZExtValue()) &&
1430         (!Aligned || (CN->getZExtValue() & 3) == 0)) {
1431       int Addr = (int)CN->getZExtValue();
1432
1433       // Otherwise, break this down into an LIS + disp.
1434       Disp = DAG.getTargetConstant((short)Addr, MVT::i32);
1435
1436       Base = DAG.getTargetConstant((Addr - (signed short)Addr) >> 16, MVT::i32);
1437       unsigned Opc = CN->getValueType(0) == MVT::i32 ? PPC::LIS : PPC::LIS8;
1438       Base = SDValue(DAG.getMachineNode(Opc, dl, CN->getValueType(0), Base), 0);
1439       return true;
1440     }
1441   }
1442
1443   Disp = DAG.getTargetConstant(0, getPointerTy());
1444   if (FrameIndexSDNode *FI = dyn_cast<FrameIndexSDNode>(N)) {
1445     Base = DAG.getTargetFrameIndex(FI->getIndex(), N.getValueType());
1446     fixupFuncForFI(DAG, FI->getIndex(), N.getValueType());
1447   } else
1448     Base = N;
1449   return true;      // [r+0]
1450 }
1451
1452 /// SelectAddressRegRegOnly - Given the specified addressed, force it to be
1453 /// represented as an indexed [r+r] operation.
1454 bool PPCTargetLowering::SelectAddressRegRegOnly(SDValue N, SDValue &Base,
1455                                                 SDValue &Index,
1456                                                 SelectionDAG &DAG) const {
1457   // Check to see if we can easily represent this as an [r+r] address.  This
1458   // will fail if it thinks that the address is more profitably represented as
1459   // reg+imm, e.g. where imm = 0.
1460   if (SelectAddressRegReg(N, Base, Index, DAG))
1461     return true;
1462
1463   // If the operand is an addition, always emit this as [r+r], since this is
1464   // better (for code size, and execution, as the memop does the add for free)
1465   // than emitting an explicit add.
1466   if (N.getOpcode() == ISD::ADD) {
1467     Base = N.getOperand(0);
1468     Index = N.getOperand(1);
1469     return true;
1470   }
1471
1472   // Otherwise, do it the hard way, using R0 as the base register.
1473   Base = DAG.getRegister(Subtarget.isPPC64() ? PPC::ZERO8 : PPC::ZERO,
1474                          N.getValueType());
1475   Index = N;
1476   return true;
1477 }
1478
1479 /// getPreIndexedAddressParts - returns true by value, base pointer and
1480 /// offset pointer and addressing mode by reference if the node's address
1481 /// can be legally represented as pre-indexed load / store address.
1482 bool PPCTargetLowering::getPreIndexedAddressParts(SDNode *N, SDValue &Base,
1483                                                   SDValue &Offset,
1484                                                   ISD::MemIndexedMode &AM,
1485                                                   SelectionDAG &DAG) const {
1486   if (DisablePPCPreinc) return false;
1487
1488   bool isLoad = true;
1489   SDValue Ptr;
1490   EVT VT;
1491   unsigned Alignment;
1492   if (LoadSDNode *LD = dyn_cast<LoadSDNode>(N)) {
1493     Ptr = LD->getBasePtr();
1494     VT = LD->getMemoryVT();
1495     Alignment = LD->getAlignment();
1496   } else if (StoreSDNode *ST = dyn_cast<StoreSDNode>(N)) {
1497     Ptr = ST->getBasePtr();
1498     VT  = ST->getMemoryVT();
1499     Alignment = ST->getAlignment();
1500     isLoad = false;
1501   } else
1502     return false;
1503
1504   // PowerPC doesn't have preinc load/store instructions for vectors.
1505   if (VT.isVector())
1506     return false;
1507
1508   if (SelectAddressRegReg(Ptr, Base, Offset, DAG)) {
1509
1510     // Common code will reject creating a pre-inc form if the base pointer
1511     // is a frame index, or if N is a store and the base pointer is either
1512     // the same as or a predecessor of the value being stored.  Check for
1513     // those situations here, and try with swapped Base/Offset instead.
1514     bool Swap = false;
1515
1516     if (isa<FrameIndexSDNode>(Base) || isa<RegisterSDNode>(Base))
1517       Swap = true;
1518     else if (!isLoad) {
1519       SDValue Val = cast<StoreSDNode>(N)->getValue();
1520       if (Val == Base || Base.getNode()->isPredecessorOf(Val.getNode()))
1521         Swap = true;
1522     }
1523
1524     if (Swap)
1525       std::swap(Base, Offset);
1526
1527     AM = ISD::PRE_INC;
1528     return true;
1529   }
1530
1531   // LDU/STU can only handle immediates that are a multiple of 4.
1532   if (VT != MVT::i64) {
1533     if (!SelectAddressRegImm(Ptr, Offset, Base, DAG, false))
1534       return false;
1535   } else {
1536     // LDU/STU need an address with at least 4-byte alignment.
1537     if (Alignment < 4)
1538       return false;
1539
1540     if (!SelectAddressRegImm(Ptr, Offset, Base, DAG, true))
1541       return false;
1542   }
1543
1544   if (LoadSDNode *LD = dyn_cast<LoadSDNode>(N)) {
1545     // PPC64 doesn't have lwau, but it does have lwaux.  Reject preinc load of
1546     // sext i32 to i64 when addr mode is r+i.
1547     if (LD->getValueType(0) == MVT::i64 && LD->getMemoryVT() == MVT::i32 &&
1548         LD->getExtensionType() == ISD::SEXTLOAD &&
1549         isa<ConstantSDNode>(Offset))
1550       return false;
1551   }
1552
1553   AM = ISD::PRE_INC;
1554   return true;
1555 }
1556
1557 //===----------------------------------------------------------------------===//
1558 //  LowerOperation implementation
1559 //===----------------------------------------------------------------------===//
1560
1561 /// GetLabelAccessInfo - Return true if we should reference labels using a
1562 /// PICBase, set the HiOpFlags and LoOpFlags to the target MO flags.
1563 static bool GetLabelAccessInfo(const TargetMachine &TM,
1564                                const PPCSubtarget &Subtarget,
1565                                unsigned &HiOpFlags, unsigned &LoOpFlags,
1566                                const GlobalValue *GV = nullptr) {
1567   HiOpFlags = PPCII::MO_HA;
1568   LoOpFlags = PPCII::MO_LO;
1569
1570   // Don't use the pic base if not in PIC relocation model.
1571   bool isPIC = TM.getRelocationModel() == Reloc::PIC_;
1572
1573   if (isPIC) {
1574     HiOpFlags |= PPCII::MO_PIC_FLAG;
1575     LoOpFlags |= PPCII::MO_PIC_FLAG;
1576   }
1577
1578   // If this is a reference to a global value that requires a non-lazy-ptr, make
1579   // sure that instruction lowering adds it.
1580   if (GV && Subtarget.hasLazyResolverStub(GV)) {
1581     HiOpFlags |= PPCII::MO_NLP_FLAG;
1582     LoOpFlags |= PPCII::MO_NLP_FLAG;
1583
1584     if (GV->hasHiddenVisibility()) {
1585       HiOpFlags |= PPCII::MO_NLP_HIDDEN_FLAG;
1586       LoOpFlags |= PPCII::MO_NLP_HIDDEN_FLAG;
1587     }
1588   }
1589
1590   return isPIC;
1591 }
1592
1593 static SDValue LowerLabelRef(SDValue HiPart, SDValue LoPart, bool isPIC,
1594                              SelectionDAG &DAG) {
1595   EVT PtrVT = HiPart.getValueType();
1596   SDValue Zero = DAG.getConstant(0, PtrVT);
1597   SDLoc DL(HiPart);
1598
1599   SDValue Hi = DAG.getNode(PPCISD::Hi, DL, PtrVT, HiPart, Zero);
1600   SDValue Lo = DAG.getNode(PPCISD::Lo, DL, PtrVT, LoPart, Zero);
1601
1602   // With PIC, the first instruction is actually "GR+hi(&G)".
1603   if (isPIC)
1604     Hi = DAG.getNode(ISD::ADD, DL, PtrVT,
1605                      DAG.getNode(PPCISD::GlobalBaseReg, DL, PtrVT), Hi);
1606
1607   // Generate non-pic code that has direct accesses to the constant pool.
1608   // The address of the global is just (hi(&g)+lo(&g)).
1609   return DAG.getNode(ISD::ADD, DL, PtrVT, Hi, Lo);
1610 }
1611
1612 static void setUsesTOCBasePtr(MachineFunction &MF) {
1613   PPCFunctionInfo *FuncInfo = MF.getInfo<PPCFunctionInfo>();
1614   FuncInfo->setUsesTOCBasePtr();
1615 }
1616
1617 static void setUsesTOCBasePtr(SelectionDAG &DAG) {
1618   setUsesTOCBasePtr(DAG.getMachineFunction());
1619 }
1620
1621 SDValue PPCTargetLowering::LowerConstantPool(SDValue Op,
1622                                              SelectionDAG &DAG) const {
1623   EVT PtrVT = Op.getValueType();
1624   ConstantPoolSDNode *CP = cast<ConstantPoolSDNode>(Op);
1625   const Constant *C = CP->getConstVal();
1626
1627   // 64-bit SVR4 ABI code is always position-independent.
1628   // The actual address of the GlobalValue is stored in the TOC.
1629   if (Subtarget.isSVR4ABI() && Subtarget.isPPC64()) {
1630     setUsesTOCBasePtr(DAG);
1631     SDValue GA = DAG.getTargetConstantPool(C, PtrVT, CP->getAlignment(), 0);
1632     return DAG.getNode(PPCISD::TOC_ENTRY, SDLoc(CP), MVT::i64, GA,
1633                        DAG.getRegister(PPC::X2, MVT::i64));
1634   }
1635
1636   unsigned MOHiFlag, MOLoFlag;
1637   bool isPIC =
1638       GetLabelAccessInfo(DAG.getTarget(), Subtarget, MOHiFlag, MOLoFlag);
1639
1640   if (isPIC && Subtarget.isSVR4ABI()) {
1641     SDValue GA = DAG.getTargetConstantPool(C, PtrVT, CP->getAlignment(),
1642                                            PPCII::MO_PIC_FLAG);
1643     SDLoc DL(CP);
1644     return DAG.getNode(PPCISD::TOC_ENTRY, DL, MVT::i32, GA,
1645                        DAG.getNode(PPCISD::GlobalBaseReg, DL, PtrVT));
1646   }
1647
1648   SDValue CPIHi =
1649     DAG.getTargetConstantPool(C, PtrVT, CP->getAlignment(), 0, MOHiFlag);
1650   SDValue CPILo =
1651     DAG.getTargetConstantPool(C, PtrVT, CP->getAlignment(), 0, MOLoFlag);
1652   return LowerLabelRef(CPIHi, CPILo, isPIC, DAG);
1653 }
1654
1655 SDValue PPCTargetLowering::LowerJumpTable(SDValue Op, SelectionDAG &DAG) const {
1656   EVT PtrVT = Op.getValueType();
1657   JumpTableSDNode *JT = cast<JumpTableSDNode>(Op);
1658
1659   // 64-bit SVR4 ABI code is always position-independent.
1660   // The actual address of the GlobalValue is stored in the TOC.
1661   if (Subtarget.isSVR4ABI() && Subtarget.isPPC64()) {
1662     setUsesTOCBasePtr(DAG);
1663     SDValue GA = DAG.getTargetJumpTable(JT->getIndex(), PtrVT);
1664     return DAG.getNode(PPCISD::TOC_ENTRY, SDLoc(JT), MVT::i64, GA,
1665                        DAG.getRegister(PPC::X2, MVT::i64));
1666   }
1667
1668   unsigned MOHiFlag, MOLoFlag;
1669   bool isPIC =
1670       GetLabelAccessInfo(DAG.getTarget(), Subtarget, MOHiFlag, MOLoFlag);
1671
1672   if (isPIC && Subtarget.isSVR4ABI()) {
1673     SDValue GA = DAG.getTargetJumpTable(JT->getIndex(), PtrVT,
1674                                         PPCII::MO_PIC_FLAG);
1675     SDLoc DL(GA);
1676     return DAG.getNode(PPCISD::TOC_ENTRY, SDLoc(JT), PtrVT, GA,
1677                        DAG.getNode(PPCISD::GlobalBaseReg, DL, PtrVT));
1678   }
1679
1680   SDValue JTIHi = DAG.getTargetJumpTable(JT->getIndex(), PtrVT, MOHiFlag);
1681   SDValue JTILo = DAG.getTargetJumpTable(JT->getIndex(), PtrVT, MOLoFlag);
1682   return LowerLabelRef(JTIHi, JTILo, isPIC, DAG);
1683 }
1684
1685 SDValue PPCTargetLowering::LowerBlockAddress(SDValue Op,
1686                                              SelectionDAG &DAG) const {
1687   EVT PtrVT = Op.getValueType();
1688   BlockAddressSDNode *BASDN = cast<BlockAddressSDNode>(Op);
1689   const BlockAddress *BA = BASDN->getBlockAddress();
1690
1691   // 64-bit SVR4 ABI code is always position-independent.
1692   // The actual BlockAddress is stored in the TOC.
1693   if (Subtarget.isSVR4ABI() && Subtarget.isPPC64()) {
1694     setUsesTOCBasePtr(DAG);
1695     SDValue GA = DAG.getTargetBlockAddress(BA, PtrVT, BASDN->getOffset());
1696     return DAG.getNode(PPCISD::TOC_ENTRY, SDLoc(BASDN), MVT::i64, GA,
1697                        DAG.getRegister(PPC::X2, MVT::i64));
1698   }
1699
1700   unsigned MOHiFlag, MOLoFlag;
1701   bool isPIC =
1702       GetLabelAccessInfo(DAG.getTarget(), Subtarget, MOHiFlag, MOLoFlag);
1703   SDValue TgtBAHi = DAG.getTargetBlockAddress(BA, PtrVT, 0, MOHiFlag);
1704   SDValue TgtBALo = DAG.getTargetBlockAddress(BA, PtrVT, 0, MOLoFlag);
1705   return LowerLabelRef(TgtBAHi, TgtBALo, isPIC, DAG);
1706 }
1707
1708 SDValue PPCTargetLowering::LowerGlobalTLSAddress(SDValue Op,
1709                                               SelectionDAG &DAG) const {
1710
1711   // FIXME: TLS addresses currently use medium model code sequences,
1712   // which is the most useful form.  Eventually support for small and
1713   // large models could be added if users need it, at the cost of
1714   // additional complexity.
1715   GlobalAddressSDNode *GA = cast<GlobalAddressSDNode>(Op);
1716   SDLoc dl(GA);
1717   const GlobalValue *GV = GA->getGlobal();
1718   EVT PtrVT = getPointerTy();
1719   bool is64bit = Subtarget.isPPC64();
1720   const Module *M = DAG.getMachineFunction().getFunction()->getParent();
1721   PICLevel::Level picLevel = M->getPICLevel();
1722
1723   TLSModel::Model Model = getTargetMachine().getTLSModel(GV);
1724
1725   if (Model == TLSModel::LocalExec) {
1726     SDValue TGAHi = DAG.getTargetGlobalAddress(GV, dl, PtrVT, 0,
1727                                                PPCII::MO_TPREL_HA);
1728     SDValue TGALo = DAG.getTargetGlobalAddress(GV, dl, PtrVT, 0,
1729                                                PPCII::MO_TPREL_LO);
1730     SDValue TLSReg = DAG.getRegister(is64bit ? PPC::X13 : PPC::R2,
1731                                      is64bit ? MVT::i64 : MVT::i32);
1732     SDValue Hi = DAG.getNode(PPCISD::Hi, dl, PtrVT, TGAHi, TLSReg);
1733     return DAG.getNode(PPCISD::Lo, dl, PtrVT, TGALo, Hi);
1734   }
1735
1736   if (Model == TLSModel::InitialExec) {
1737     SDValue TGA = DAG.getTargetGlobalAddress(GV, dl, PtrVT, 0, 0);
1738     SDValue TGATLS = DAG.getTargetGlobalAddress(GV, dl, PtrVT, 0,
1739                                                 PPCII::MO_TLS);
1740     SDValue GOTPtr;
1741     if (is64bit) {
1742       setUsesTOCBasePtr(DAG);
1743       SDValue GOTReg = DAG.getRegister(PPC::X2, MVT::i64);
1744       GOTPtr = DAG.getNode(PPCISD::ADDIS_GOT_TPREL_HA, dl,
1745                            PtrVT, GOTReg, TGA);
1746     } else
1747       GOTPtr = DAG.getNode(PPCISD::PPC32_GOT, dl, PtrVT);
1748     SDValue TPOffset = DAG.getNode(PPCISD::LD_GOT_TPREL_L, dl,
1749                                    PtrVT, TGA, GOTPtr);
1750     return DAG.getNode(PPCISD::ADD_TLS, dl, PtrVT, TPOffset, TGATLS);
1751   }
1752
1753   if (Model == TLSModel::GeneralDynamic) {
1754     SDValue TGA = DAG.getTargetGlobalAddress(GV, dl, PtrVT, 0, 0);
1755     SDValue GOTPtr;
1756     if (is64bit) {
1757       setUsesTOCBasePtr(DAG);
1758       SDValue GOTReg = DAG.getRegister(PPC::X2, MVT::i64);
1759       GOTPtr = DAG.getNode(PPCISD::ADDIS_TLSGD_HA, dl, PtrVT,
1760                                    GOTReg, TGA);
1761     } else {
1762       if (picLevel == PICLevel::Small)
1763         GOTPtr = DAG.getNode(PPCISD::GlobalBaseReg, dl, PtrVT);
1764       else
1765         GOTPtr = DAG.getNode(PPCISD::PPC32_PICGOT, dl, PtrVT);
1766     }
1767     return DAG.getNode(PPCISD::ADDI_TLSGD_L_ADDR, dl, PtrVT,
1768                        GOTPtr, TGA, TGA);
1769   }
1770
1771   if (Model == TLSModel::LocalDynamic) {
1772     SDValue TGA = DAG.getTargetGlobalAddress(GV, dl, PtrVT, 0, 0);
1773     SDValue GOTPtr;
1774     if (is64bit) {
1775       setUsesTOCBasePtr(DAG);
1776       SDValue GOTReg = DAG.getRegister(PPC::X2, MVT::i64);
1777       GOTPtr = DAG.getNode(PPCISD::ADDIS_TLSLD_HA, dl, PtrVT,
1778                            GOTReg, TGA);
1779     } else {
1780       if (picLevel == PICLevel::Small)
1781         GOTPtr = DAG.getNode(PPCISD::GlobalBaseReg, dl, PtrVT);
1782       else
1783         GOTPtr = DAG.getNode(PPCISD::PPC32_PICGOT, dl, PtrVT);
1784     }
1785     SDValue TLSAddr = DAG.getNode(PPCISD::ADDI_TLSLD_L_ADDR, dl,
1786                                   PtrVT, GOTPtr, TGA, TGA);
1787     SDValue DtvOffsetHi = DAG.getNode(PPCISD::ADDIS_DTPREL_HA, dl,
1788                                       PtrVT, TLSAddr, TGA);
1789     return DAG.getNode(PPCISD::ADDI_DTPREL_L, dl, PtrVT, DtvOffsetHi, TGA);
1790   }
1791
1792   llvm_unreachable("Unknown TLS model!");
1793 }
1794
1795 SDValue PPCTargetLowering::LowerGlobalAddress(SDValue Op,
1796                                               SelectionDAG &DAG) const {
1797   EVT PtrVT = Op.getValueType();
1798   GlobalAddressSDNode *GSDN = cast<GlobalAddressSDNode>(Op);
1799   SDLoc DL(GSDN);
1800   const GlobalValue *GV = GSDN->getGlobal();
1801
1802   // 64-bit SVR4 ABI code is always position-independent.
1803   // The actual address of the GlobalValue is stored in the TOC.
1804   if (Subtarget.isSVR4ABI() && Subtarget.isPPC64()) {
1805     setUsesTOCBasePtr(DAG);
1806     SDValue GA = DAG.getTargetGlobalAddress(GV, DL, PtrVT, GSDN->getOffset());
1807     return DAG.getNode(PPCISD::TOC_ENTRY, DL, MVT::i64, GA,
1808                        DAG.getRegister(PPC::X2, MVT::i64));
1809   }
1810
1811   unsigned MOHiFlag, MOLoFlag;
1812   bool isPIC =
1813       GetLabelAccessInfo(DAG.getTarget(), Subtarget, MOHiFlag, MOLoFlag, GV);
1814
1815   if (isPIC && Subtarget.isSVR4ABI()) {
1816     SDValue GA = DAG.getTargetGlobalAddress(GV, DL, PtrVT,
1817                                             GSDN->getOffset(),
1818                                             PPCII::MO_PIC_FLAG);
1819     return DAG.getNode(PPCISD::TOC_ENTRY, DL, MVT::i32, GA,
1820                        DAG.getNode(PPCISD::GlobalBaseReg, DL, MVT::i32));
1821   }
1822
1823   SDValue GAHi =
1824     DAG.getTargetGlobalAddress(GV, DL, PtrVT, GSDN->getOffset(), MOHiFlag);
1825   SDValue GALo =
1826     DAG.getTargetGlobalAddress(GV, DL, PtrVT, GSDN->getOffset(), MOLoFlag);
1827
1828   SDValue Ptr = LowerLabelRef(GAHi, GALo, isPIC, DAG);
1829
1830   // If the global reference is actually to a non-lazy-pointer, we have to do an
1831   // extra load to get the address of the global.
1832   if (MOHiFlag & PPCII::MO_NLP_FLAG)
1833     Ptr = DAG.getLoad(PtrVT, DL, DAG.getEntryNode(), Ptr, MachinePointerInfo(),
1834                       false, false, false, 0);
1835   return Ptr;
1836 }
1837
1838 SDValue PPCTargetLowering::LowerSETCC(SDValue Op, SelectionDAG &DAG) const {
1839   ISD::CondCode CC = cast<CondCodeSDNode>(Op.getOperand(2))->get();
1840   SDLoc dl(Op);
1841
1842   if (Op.getValueType() == MVT::v2i64) {
1843     // When the operands themselves are v2i64 values, we need to do something
1844     // special because VSX has no underlying comparison operations for these.
1845     if (Op.getOperand(0).getValueType() == MVT::v2i64) {
1846       // Equality can be handled by casting to the legal type for Altivec
1847       // comparisons, everything else needs to be expanded.
1848       if (CC == ISD::SETEQ || CC == ISD::SETNE) {
1849         return DAG.getNode(ISD::BITCAST, dl, MVT::v2i64,
1850                  DAG.getSetCC(dl, MVT::v4i32,
1851                    DAG.getNode(ISD::BITCAST, dl, MVT::v4i32, Op.getOperand(0)),
1852                    DAG.getNode(ISD::BITCAST, dl, MVT::v4i32, Op.getOperand(1)),
1853                    CC));
1854       }
1855
1856       return SDValue();
1857     }
1858
1859     // We handle most of these in the usual way.
1860     return Op;
1861   }
1862
1863   // If we're comparing for equality to zero, expose the fact that this is
1864   // implented as a ctlz/srl pair on ppc, so that the dag combiner can
1865   // fold the new nodes.
1866   if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op.getOperand(1))) {
1867     if (C->isNullValue() && CC == ISD::SETEQ) {
1868       EVT VT = Op.getOperand(0).getValueType();
1869       SDValue Zext = Op.getOperand(0);
1870       if (VT.bitsLT(MVT::i32)) {
1871         VT = MVT::i32;
1872         Zext = DAG.getNode(ISD::ZERO_EXTEND, dl, VT, Op.getOperand(0));
1873       }
1874       unsigned Log2b = Log2_32(VT.getSizeInBits());
1875       SDValue Clz = DAG.getNode(ISD::CTLZ, dl, VT, Zext);
1876       SDValue Scc = DAG.getNode(ISD::SRL, dl, VT, Clz,
1877                                 DAG.getConstant(Log2b, MVT::i32));
1878       return DAG.getNode(ISD::TRUNCATE, dl, MVT::i32, Scc);
1879     }
1880     // Leave comparisons against 0 and -1 alone for now, since they're usually
1881     // optimized.  FIXME: revisit this when we can custom lower all setcc
1882     // optimizations.
1883     if (C->isAllOnesValue() || C->isNullValue())
1884       return SDValue();
1885   }
1886
1887   // If we have an integer seteq/setne, turn it into a compare against zero
1888   // by xor'ing the rhs with the lhs, which is faster than setting a
1889   // condition register, reading it back out, and masking the correct bit.  The
1890   // normal approach here uses sub to do this instead of xor.  Using xor exposes
1891   // the result to other bit-twiddling opportunities.
1892   EVT LHSVT = Op.getOperand(0).getValueType();
1893   if (LHSVT.isInteger() && (CC == ISD::SETEQ || CC == ISD::SETNE)) {
1894     EVT VT = Op.getValueType();
1895     SDValue Sub = DAG.getNode(ISD::XOR, dl, LHSVT, Op.getOperand(0),
1896                                 Op.getOperand(1));
1897     return DAG.getSetCC(dl, VT, Sub, DAG.getConstant(0, LHSVT), CC);
1898   }
1899   return SDValue();
1900 }
1901
1902 SDValue PPCTargetLowering::LowerVAARG(SDValue Op, SelectionDAG &DAG,
1903                                       const PPCSubtarget &Subtarget) const {
1904   SDNode *Node = Op.getNode();
1905   EVT VT = Node->getValueType(0);
1906   EVT PtrVT = DAG.getTargetLoweringInfo().getPointerTy();
1907   SDValue InChain = Node->getOperand(0);
1908   SDValue VAListPtr = Node->getOperand(1);
1909   const Value *SV = cast<SrcValueSDNode>(Node->getOperand(2))->getValue();
1910   SDLoc dl(Node);
1911
1912   assert(!Subtarget.isPPC64() && "LowerVAARG is PPC32 only");
1913
1914   // gpr_index
1915   SDValue GprIndex = DAG.getExtLoad(ISD::ZEXTLOAD, dl, MVT::i32, InChain,
1916                                     VAListPtr, MachinePointerInfo(SV), MVT::i8,
1917                                     false, false, false, 0);
1918   InChain = GprIndex.getValue(1);
1919
1920   if (VT == MVT::i64) {
1921     // Check if GprIndex is even
1922     SDValue GprAnd = DAG.getNode(ISD::AND, dl, MVT::i32, GprIndex,
1923                                  DAG.getConstant(1, MVT::i32));
1924     SDValue CC64 = DAG.getSetCC(dl, MVT::i32, GprAnd,
1925                                 DAG.getConstant(0, MVT::i32), ISD::SETNE);
1926     SDValue GprIndexPlusOne = DAG.getNode(ISD::ADD, dl, MVT::i32, GprIndex,
1927                                           DAG.getConstant(1, MVT::i32));
1928     // Align GprIndex to be even if it isn't
1929     GprIndex = DAG.getNode(ISD::SELECT, dl, MVT::i32, CC64, GprIndexPlusOne,
1930                            GprIndex);
1931   }
1932
1933   // fpr index is 1 byte after gpr
1934   SDValue FprPtr = DAG.getNode(ISD::ADD, dl, PtrVT, VAListPtr,
1935                                DAG.getConstant(1, MVT::i32));
1936
1937   // fpr
1938   SDValue FprIndex = DAG.getExtLoad(ISD::ZEXTLOAD, dl, MVT::i32, InChain,
1939                                     FprPtr, MachinePointerInfo(SV), MVT::i8,
1940                                     false, false, false, 0);
1941   InChain = FprIndex.getValue(1);
1942
1943   SDValue RegSaveAreaPtr = DAG.getNode(ISD::ADD, dl, PtrVT, VAListPtr,
1944                                        DAG.getConstant(8, MVT::i32));
1945
1946   SDValue OverflowAreaPtr = DAG.getNode(ISD::ADD, dl, PtrVT, VAListPtr,
1947                                         DAG.getConstant(4, MVT::i32));
1948
1949   // areas
1950   SDValue OverflowArea = DAG.getLoad(MVT::i32, dl, InChain, OverflowAreaPtr,
1951                                      MachinePointerInfo(), false, false,
1952                                      false, 0);
1953   InChain = OverflowArea.getValue(1);
1954
1955   SDValue RegSaveArea = DAG.getLoad(MVT::i32, dl, InChain, RegSaveAreaPtr,
1956                                     MachinePointerInfo(), false, false,
1957                                     false, 0);
1958   InChain = RegSaveArea.getValue(1);
1959
1960   // select overflow_area if index > 8
1961   SDValue CC = DAG.getSetCC(dl, MVT::i32, VT.isInteger() ? GprIndex : FprIndex,
1962                             DAG.getConstant(8, MVT::i32), ISD::SETLT);
1963
1964   // adjustment constant gpr_index * 4/8
1965   SDValue RegConstant = DAG.getNode(ISD::MUL, dl, MVT::i32,
1966                                     VT.isInteger() ? GprIndex : FprIndex,
1967                                     DAG.getConstant(VT.isInteger() ? 4 : 8,
1968                                                     MVT::i32));
1969
1970   // OurReg = RegSaveArea + RegConstant
1971   SDValue OurReg = DAG.getNode(ISD::ADD, dl, PtrVT, RegSaveArea,
1972                                RegConstant);
1973
1974   // Floating types are 32 bytes into RegSaveArea
1975   if (VT.isFloatingPoint())
1976     OurReg = DAG.getNode(ISD::ADD, dl, PtrVT, OurReg,
1977                          DAG.getConstant(32, MVT::i32));
1978
1979   // increase {f,g}pr_index by 1 (or 2 if VT is i64)
1980   SDValue IndexPlus1 = DAG.getNode(ISD::ADD, dl, MVT::i32,
1981                                    VT.isInteger() ? GprIndex : FprIndex,
1982                                    DAG.getConstant(VT == MVT::i64 ? 2 : 1,
1983                                                    MVT::i32));
1984
1985   InChain = DAG.getTruncStore(InChain, dl, IndexPlus1,
1986                               VT.isInteger() ? VAListPtr : FprPtr,
1987                               MachinePointerInfo(SV),
1988                               MVT::i8, false, false, 0);
1989
1990   // determine if we should load from reg_save_area or overflow_area
1991   SDValue Result = DAG.getNode(ISD::SELECT, dl, PtrVT, CC, OurReg, OverflowArea);
1992
1993   // increase overflow_area by 4/8 if gpr/fpr > 8
1994   SDValue OverflowAreaPlusN = DAG.getNode(ISD::ADD, dl, PtrVT, OverflowArea,
1995                                           DAG.getConstant(VT.isInteger() ? 4 : 8,
1996                                           MVT::i32));
1997
1998   OverflowArea = DAG.getNode(ISD::SELECT, dl, MVT::i32, CC, OverflowArea,
1999                              OverflowAreaPlusN);
2000
2001   InChain = DAG.getTruncStore(InChain, dl, OverflowArea,
2002                               OverflowAreaPtr,
2003                               MachinePointerInfo(),
2004                               MVT::i32, false, false, 0);
2005
2006   return DAG.getLoad(VT, dl, InChain, Result, MachinePointerInfo(),
2007                      false, false, false, 0);
2008 }
2009
2010 SDValue PPCTargetLowering::LowerVACOPY(SDValue Op, SelectionDAG &DAG,
2011                                        const PPCSubtarget &Subtarget) const {
2012   assert(!Subtarget.isPPC64() && "LowerVACOPY is PPC32 only");
2013
2014   // We have to copy the entire va_list struct:
2015   // 2*sizeof(char) + 2 Byte alignment + 2*sizeof(char*) = 12 Byte
2016   return DAG.getMemcpy(Op.getOperand(0), Op,
2017                        Op.getOperand(1), Op.getOperand(2),
2018                        DAG.getConstant(12, MVT::i32), 8, false, true,
2019                        MachinePointerInfo(), MachinePointerInfo());
2020 }
2021
2022 SDValue PPCTargetLowering::LowerADJUST_TRAMPOLINE(SDValue Op,
2023                                                   SelectionDAG &DAG) const {
2024   return Op.getOperand(0);
2025 }
2026
2027 SDValue PPCTargetLowering::LowerINIT_TRAMPOLINE(SDValue Op,
2028                                                 SelectionDAG &DAG) const {
2029   SDValue Chain = Op.getOperand(0);
2030   SDValue Trmp = Op.getOperand(1); // trampoline
2031   SDValue FPtr = Op.getOperand(2); // nested function
2032   SDValue Nest = Op.getOperand(3); // 'nest' parameter value
2033   SDLoc dl(Op);
2034
2035   EVT PtrVT = DAG.getTargetLoweringInfo().getPointerTy();
2036   bool isPPC64 = (PtrVT == MVT::i64);
2037   Type *IntPtrTy =
2038     DAG.getTargetLoweringInfo().getDataLayout()->getIntPtrType(
2039                                                              *DAG.getContext());
2040
2041   TargetLowering::ArgListTy Args;
2042   TargetLowering::ArgListEntry Entry;
2043
2044   Entry.Ty = IntPtrTy;
2045   Entry.Node = Trmp; Args.push_back(Entry);
2046
2047   // TrampSize == (isPPC64 ? 48 : 40);
2048   Entry.Node = DAG.getConstant(isPPC64 ? 48 : 40,
2049                                isPPC64 ? MVT::i64 : MVT::i32);
2050   Args.push_back(Entry);
2051
2052   Entry.Node = FPtr; Args.push_back(Entry);
2053   Entry.Node = Nest; Args.push_back(Entry);
2054
2055   // Lower to a call to __trampoline_setup(Trmp, TrampSize, FPtr, ctx_reg)
2056   TargetLowering::CallLoweringInfo CLI(DAG);
2057   CLI.setDebugLoc(dl).setChain(Chain)
2058     .setCallee(CallingConv::C, Type::getVoidTy(*DAG.getContext()),
2059                DAG.getExternalSymbol("__trampoline_setup", PtrVT),
2060                std::move(Args), 0);
2061
2062   std::pair<SDValue, SDValue> CallResult = LowerCallTo(CLI);
2063   return CallResult.second;
2064 }
2065
2066 SDValue PPCTargetLowering::LowerVASTART(SDValue Op, SelectionDAG &DAG,
2067                                         const PPCSubtarget &Subtarget) const {
2068   MachineFunction &MF = DAG.getMachineFunction();
2069   PPCFunctionInfo *FuncInfo = MF.getInfo<PPCFunctionInfo>();
2070
2071   SDLoc dl(Op);
2072
2073   if (Subtarget.isDarwinABI() || Subtarget.isPPC64()) {
2074     // vastart just stores the address of the VarArgsFrameIndex slot into the
2075     // memory location argument.
2076     EVT PtrVT = DAG.getTargetLoweringInfo().getPointerTy();
2077     SDValue FR = DAG.getFrameIndex(FuncInfo->getVarArgsFrameIndex(), PtrVT);
2078     const Value *SV = cast<SrcValueSDNode>(Op.getOperand(2))->getValue();
2079     return DAG.getStore(Op.getOperand(0), dl, FR, Op.getOperand(1),
2080                         MachinePointerInfo(SV),
2081                         false, false, 0);
2082   }
2083
2084   // For the 32-bit SVR4 ABI we follow the layout of the va_list struct.
2085   // We suppose the given va_list is already allocated.
2086   //
2087   // typedef struct {
2088   //  char gpr;     /* index into the array of 8 GPRs
2089   //                 * stored in the register save area
2090   //                 * gpr=0 corresponds to r3,
2091   //                 * gpr=1 to r4, etc.
2092   //                 */
2093   //  char fpr;     /* index into the array of 8 FPRs
2094   //                 * stored in the register save area
2095   //                 * fpr=0 corresponds to f1,
2096   //                 * fpr=1 to f2, etc.
2097   //                 */
2098   //  char *overflow_arg_area;
2099   //                /* location on stack that holds
2100   //                 * the next overflow argument
2101   //                 */
2102   //  char *reg_save_area;
2103   //               /* where r3:r10 and f1:f8 (if saved)
2104   //                * are stored
2105   //                */
2106   // } va_list[1];
2107
2108
2109   SDValue ArgGPR = DAG.getConstant(FuncInfo->getVarArgsNumGPR(), MVT::i32);
2110   SDValue ArgFPR = DAG.getConstant(FuncInfo->getVarArgsNumFPR(), MVT::i32);
2111
2112
2113   EVT PtrVT = DAG.getTargetLoweringInfo().getPointerTy();
2114
2115   SDValue StackOffsetFI = DAG.getFrameIndex(FuncInfo->getVarArgsStackOffset(),
2116                                             PtrVT);
2117   SDValue FR = DAG.getFrameIndex(FuncInfo->getVarArgsFrameIndex(),
2118                                  PtrVT);
2119
2120   uint64_t FrameOffset = PtrVT.getSizeInBits()/8;
2121   SDValue ConstFrameOffset = DAG.getConstant(FrameOffset, PtrVT);
2122
2123   uint64_t StackOffset = PtrVT.getSizeInBits()/8 - 1;
2124   SDValue ConstStackOffset = DAG.getConstant(StackOffset, PtrVT);
2125
2126   uint64_t FPROffset = 1;
2127   SDValue ConstFPROffset = DAG.getConstant(FPROffset, PtrVT);
2128
2129   const Value *SV = cast<SrcValueSDNode>(Op.getOperand(2))->getValue();
2130
2131   // Store first byte : number of int regs
2132   SDValue firstStore = DAG.getTruncStore(Op.getOperand(0), dl, ArgGPR,
2133                                          Op.getOperand(1),
2134                                          MachinePointerInfo(SV),
2135                                          MVT::i8, false, false, 0);
2136   uint64_t nextOffset = FPROffset;
2137   SDValue nextPtr = DAG.getNode(ISD::ADD, dl, PtrVT, Op.getOperand(1),
2138                                   ConstFPROffset);
2139
2140   // Store second byte : number of float regs
2141   SDValue secondStore =
2142     DAG.getTruncStore(firstStore, dl, ArgFPR, nextPtr,
2143                       MachinePointerInfo(SV, nextOffset), MVT::i8,
2144                       false, false, 0);
2145   nextOffset += StackOffset;
2146   nextPtr = DAG.getNode(ISD::ADD, dl, PtrVT, nextPtr, ConstStackOffset);
2147
2148   // Store second word : arguments given on stack
2149   SDValue thirdStore =
2150     DAG.getStore(secondStore, dl, StackOffsetFI, nextPtr,
2151                  MachinePointerInfo(SV, nextOffset),
2152                  false, false, 0);
2153   nextOffset += FrameOffset;
2154   nextPtr = DAG.getNode(ISD::ADD, dl, PtrVT, nextPtr, ConstFrameOffset);
2155
2156   // Store third word : arguments given in registers
2157   return DAG.getStore(thirdStore, dl, FR, nextPtr,
2158                       MachinePointerInfo(SV, nextOffset),
2159                       false, false, 0);
2160
2161 }
2162
2163 #include "PPCGenCallingConv.inc"
2164
2165 // Function whose sole purpose is to kill compiler warnings 
2166 // stemming from unused functions included from PPCGenCallingConv.inc.
2167 CCAssignFn *PPCTargetLowering::useFastISelCCs(unsigned Flag) const {
2168   return Flag ? CC_PPC64_ELF_FIS : RetCC_PPC64_ELF_FIS;
2169 }
2170
2171 bool llvm::CC_PPC32_SVR4_Custom_Dummy(unsigned &ValNo, MVT &ValVT, MVT &LocVT,
2172                                       CCValAssign::LocInfo &LocInfo,
2173                                       ISD::ArgFlagsTy &ArgFlags,
2174                                       CCState &State) {
2175   return true;
2176 }
2177
2178 bool llvm::CC_PPC32_SVR4_Custom_AlignArgRegs(unsigned &ValNo, MVT &ValVT,
2179                                              MVT &LocVT,
2180                                              CCValAssign::LocInfo &LocInfo,
2181                                              ISD::ArgFlagsTy &ArgFlags,
2182                                              CCState &State) {
2183   static const MCPhysReg ArgRegs[] = {
2184     PPC::R3, PPC::R4, PPC::R5, PPC::R6,
2185     PPC::R7, PPC::R8, PPC::R9, PPC::R10,
2186   };
2187   const unsigned NumArgRegs = array_lengthof(ArgRegs);
2188
2189   unsigned RegNum = State.getFirstUnallocated(ArgRegs);
2190
2191   // Skip one register if the first unallocated register has an even register
2192   // number and there are still argument registers available which have not been
2193   // allocated yet. RegNum is actually an index into ArgRegs, which means we
2194   // need to skip a register if RegNum is odd.
2195   if (RegNum != NumArgRegs && RegNum % 2 == 1) {
2196     State.AllocateReg(ArgRegs[RegNum]);
2197   }
2198
2199   // Always return false here, as this function only makes sure that the first
2200   // unallocated register has an odd register number and does not actually
2201   // allocate a register for the current argument.
2202   return false;
2203 }
2204
2205 bool llvm::CC_PPC32_SVR4_Custom_AlignFPArgRegs(unsigned &ValNo, MVT &ValVT,
2206                                                MVT &LocVT,
2207                                                CCValAssign::LocInfo &LocInfo,
2208                                                ISD::ArgFlagsTy &ArgFlags,
2209                                                CCState &State) {
2210   static const MCPhysReg ArgRegs[] = {
2211     PPC::F1, PPC::F2, PPC::F3, PPC::F4, PPC::F5, PPC::F6, PPC::F7,
2212     PPC::F8
2213   };
2214
2215   const unsigned NumArgRegs = array_lengthof(ArgRegs);
2216
2217   unsigned RegNum = State.getFirstUnallocated(ArgRegs);
2218
2219   // If there is only one Floating-point register left we need to put both f64
2220   // values of a split ppc_fp128 value on the stack.
2221   if (RegNum != NumArgRegs && ArgRegs[RegNum] == PPC::F8) {
2222     State.AllocateReg(ArgRegs[RegNum]);
2223   }
2224
2225   // Always return false here, as this function only makes sure that the two f64
2226   // values a ppc_fp128 value is split into are both passed in registers or both
2227   // passed on the stack and does not actually allocate a register for the
2228   // current argument.
2229   return false;
2230 }
2231
2232 /// GetFPR - Get the set of FP registers that should be allocated for arguments,
2233 /// on Darwin.
2234 static const MCPhysReg *GetFPR() {
2235   static const MCPhysReg FPR[] = {
2236     PPC::F1, PPC::F2, PPC::F3, PPC::F4, PPC::F5, PPC::F6, PPC::F7,
2237     PPC::F8, PPC::F9, PPC::F10, PPC::F11, PPC::F12, PPC::F13
2238   };
2239
2240   return FPR;
2241 }
2242
2243 /// CalculateStackSlotSize - Calculates the size reserved for this argument on
2244 /// the stack.
2245 static unsigned CalculateStackSlotSize(EVT ArgVT, ISD::ArgFlagsTy Flags,
2246                                        unsigned PtrByteSize) {
2247   unsigned ArgSize = ArgVT.getStoreSize();
2248   if (Flags.isByVal())
2249     ArgSize = Flags.getByValSize();
2250
2251   // Round up to multiples of the pointer size, except for array members,
2252   // which are always packed.
2253   if (!Flags.isInConsecutiveRegs())
2254     ArgSize = ((ArgSize + PtrByteSize - 1)/PtrByteSize) * PtrByteSize;
2255
2256   return ArgSize;
2257 }
2258
2259 /// CalculateStackSlotAlignment - Calculates the alignment of this argument
2260 /// on the stack.
2261 static unsigned CalculateStackSlotAlignment(EVT ArgVT, EVT OrigVT,
2262                                             ISD::ArgFlagsTy Flags,
2263                                             unsigned PtrByteSize) {
2264   unsigned Align = PtrByteSize;
2265
2266   // Altivec parameters are padded to a 16 byte boundary.
2267   if (ArgVT == MVT::v4f32 || ArgVT == MVT::v4i32 ||
2268       ArgVT == MVT::v8i16 || ArgVT == MVT::v16i8 ||
2269       ArgVT == MVT::v2f64 || ArgVT == MVT::v2i64)
2270     Align = 16;
2271
2272   // ByVal parameters are aligned as requested.
2273   if (Flags.isByVal()) {
2274     unsigned BVAlign = Flags.getByValAlign();
2275     if (BVAlign > PtrByteSize) {
2276       if (BVAlign % PtrByteSize != 0)
2277           llvm_unreachable(
2278             "ByVal alignment is not a multiple of the pointer size");
2279
2280       Align = BVAlign;
2281     }
2282   }
2283
2284   // Array members are always packed to their original alignment.
2285   if (Flags.isInConsecutiveRegs()) {
2286     // If the array member was split into multiple registers, the first
2287     // needs to be aligned to the size of the full type.  (Except for
2288     // ppcf128, which is only aligned as its f64 components.)
2289     if (Flags.isSplit() && OrigVT != MVT::ppcf128)
2290       Align = OrigVT.getStoreSize();
2291     else
2292       Align = ArgVT.getStoreSize();
2293   }
2294
2295   return Align;
2296 }
2297
2298 /// CalculateStackSlotUsed - Return whether this argument will use its
2299 /// stack slot (instead of being passed in registers).  ArgOffset,
2300 /// AvailableFPRs, and AvailableVRs must hold the current argument
2301 /// position, and will be updated to account for this argument.
2302 static bool CalculateStackSlotUsed(EVT ArgVT, EVT OrigVT,
2303                                    ISD::ArgFlagsTy Flags,
2304                                    unsigned PtrByteSize,
2305                                    unsigned LinkageSize,
2306                                    unsigned ParamAreaSize,
2307                                    unsigned &ArgOffset,
2308                                    unsigned &AvailableFPRs,
2309                                    unsigned &AvailableVRs) {
2310   bool UseMemory = false;
2311
2312   // Respect alignment of argument on the stack.
2313   unsigned Align =
2314     CalculateStackSlotAlignment(ArgVT, OrigVT, Flags, PtrByteSize);
2315   ArgOffset = ((ArgOffset + Align - 1) / Align) * Align;
2316   // If there's no space left in the argument save area, we must
2317   // use memory (this check also catches zero-sized arguments).
2318   if (ArgOffset >= LinkageSize + ParamAreaSize)
2319     UseMemory = true;
2320
2321   // Allocate argument on the stack.
2322   ArgOffset += CalculateStackSlotSize(ArgVT, Flags, PtrByteSize);
2323   if (Flags.isInConsecutiveRegsLast())
2324     ArgOffset = ((ArgOffset + PtrByteSize - 1)/PtrByteSize) * PtrByteSize;
2325   // If we overran the argument save area, we must use memory
2326   // (this check catches arguments passed partially in memory)
2327   if (ArgOffset > LinkageSize + ParamAreaSize)
2328     UseMemory = true;
2329
2330   // However, if the argument is actually passed in an FPR or a VR,
2331   // we don't use memory after all.
2332   if (!Flags.isByVal()) {
2333     if (ArgVT == MVT::f32 || ArgVT == MVT::f64)
2334       if (AvailableFPRs > 0) {
2335         --AvailableFPRs;
2336         return false;
2337       }
2338     if (ArgVT == MVT::v4f32 || ArgVT == MVT::v4i32 ||
2339         ArgVT == MVT::v8i16 || ArgVT == MVT::v16i8 ||
2340         ArgVT == MVT::v2f64 || ArgVT == MVT::v2i64)
2341       if (AvailableVRs > 0) {
2342         --AvailableVRs;
2343         return false;
2344       }
2345   }
2346
2347   return UseMemory;
2348 }
2349
2350 /// EnsureStackAlignment - Round stack frame size up from NumBytes to
2351 /// ensure minimum alignment required for target.
2352 static unsigned EnsureStackAlignment(const PPCFrameLowering *Lowering,
2353                                      unsigned NumBytes) {
2354   unsigned TargetAlign = Lowering->getStackAlignment();
2355   unsigned AlignMask = TargetAlign - 1;
2356   NumBytes = (NumBytes + AlignMask) & ~AlignMask;
2357   return NumBytes;
2358 }
2359
2360 SDValue
2361 PPCTargetLowering::LowerFormalArguments(SDValue Chain,
2362                                         CallingConv::ID CallConv, bool isVarArg,
2363                                         const SmallVectorImpl<ISD::InputArg>
2364                                           &Ins,
2365                                         SDLoc dl, SelectionDAG &DAG,
2366                                         SmallVectorImpl<SDValue> &InVals)
2367                                           const {
2368   if (Subtarget.isSVR4ABI()) {
2369     if (Subtarget.isPPC64())
2370       return LowerFormalArguments_64SVR4(Chain, CallConv, isVarArg, Ins,
2371                                          dl, DAG, InVals);
2372     else
2373       return LowerFormalArguments_32SVR4(Chain, CallConv, isVarArg, Ins,
2374                                          dl, DAG, InVals);
2375   } else {
2376     return LowerFormalArguments_Darwin(Chain, CallConv, isVarArg, Ins,
2377                                        dl, DAG, InVals);
2378   }
2379 }
2380
2381 SDValue
2382 PPCTargetLowering::LowerFormalArguments_32SVR4(
2383                                       SDValue Chain,
2384                                       CallingConv::ID CallConv, bool isVarArg,
2385                                       const SmallVectorImpl<ISD::InputArg>
2386                                         &Ins,
2387                                       SDLoc dl, SelectionDAG &DAG,
2388                                       SmallVectorImpl<SDValue> &InVals) const {
2389
2390   // 32-bit SVR4 ABI Stack Frame Layout:
2391   //              +-----------------------------------+
2392   //        +-->  |            Back chain             |
2393   //        |     +-----------------------------------+
2394   //        |     | Floating-point register save area |
2395   //        |     +-----------------------------------+
2396   //        |     |    General register save area     |
2397   //        |     +-----------------------------------+
2398   //        |     |          CR save word             |
2399   //        |     +-----------------------------------+
2400   //        |     |         VRSAVE save word          |
2401   //        |     +-----------------------------------+
2402   //        |     |         Alignment padding         |
2403   //        |     +-----------------------------------+
2404   //        |     |     Vector register save area     |
2405   //        |     +-----------------------------------+
2406   //        |     |       Local variable space        |
2407   //        |     +-----------------------------------+
2408   //        |     |        Parameter list area        |
2409   //        |     +-----------------------------------+
2410   //        |     |           LR save word            |
2411   //        |     +-----------------------------------+
2412   // SP-->  +---  |            Back chain             |
2413   //              +-----------------------------------+
2414   //
2415   // Specifications:
2416   //   System V Application Binary Interface PowerPC Processor Supplement
2417   //   AltiVec Technology Programming Interface Manual
2418
2419   MachineFunction &MF = DAG.getMachineFunction();
2420   MachineFrameInfo *MFI = MF.getFrameInfo();
2421   PPCFunctionInfo *FuncInfo = MF.getInfo<PPCFunctionInfo>();
2422
2423   EVT PtrVT = DAG.getTargetLoweringInfo().getPointerTy();
2424   // Potential tail calls could cause overwriting of argument stack slots.
2425   bool isImmutable = !(getTargetMachine().Options.GuaranteedTailCallOpt &&
2426                        (CallConv == CallingConv::Fast));
2427   unsigned PtrByteSize = 4;
2428
2429   // Assign locations to all of the incoming arguments.
2430   SmallVector<CCValAssign, 16> ArgLocs;
2431   CCState CCInfo(CallConv, isVarArg, DAG.getMachineFunction(), ArgLocs,
2432                  *DAG.getContext());
2433
2434   // Reserve space for the linkage area on the stack.
2435   unsigned LinkageSize = Subtarget.getFrameLowering()->getLinkageSize();
2436   CCInfo.AllocateStack(LinkageSize, PtrByteSize);
2437
2438   CCInfo.AnalyzeFormalArguments(Ins, CC_PPC32_SVR4);
2439
2440   for (unsigned i = 0, e = ArgLocs.size(); i != e; ++i) {
2441     CCValAssign &VA = ArgLocs[i];
2442
2443     // Arguments stored in registers.
2444     if (VA.isRegLoc()) {
2445       const TargetRegisterClass *RC;
2446       EVT ValVT = VA.getValVT();
2447
2448       switch (ValVT.getSimpleVT().SimpleTy) {
2449         default:
2450           llvm_unreachable("ValVT not supported by formal arguments Lowering");
2451         case MVT::i1:
2452         case MVT::i32:
2453           RC = &PPC::GPRCRegClass;
2454           break;
2455         case MVT::f32:
2456           RC = &PPC::F4RCRegClass;
2457           break;
2458         case MVT::f64:
2459           if (Subtarget.hasVSX())
2460             RC = &PPC::VSFRCRegClass;
2461           else
2462             RC = &PPC::F8RCRegClass;
2463           break;
2464         case MVT::v16i8:
2465         case MVT::v8i16:
2466         case MVT::v4i32:
2467         case MVT::v4f32:
2468           RC = &PPC::VRRCRegClass;
2469           break;
2470         case MVT::v2f64:
2471         case MVT::v2i64:
2472           RC = &PPC::VSHRCRegClass;
2473           break;
2474       }
2475
2476       // Transform the arguments stored in physical registers into virtual ones.
2477       unsigned Reg = MF.addLiveIn(VA.getLocReg(), RC);
2478       SDValue ArgValue = DAG.getCopyFromReg(Chain, dl, Reg,
2479                                             ValVT == MVT::i1 ? MVT::i32 : ValVT);
2480
2481       if (ValVT == MVT::i1)
2482         ArgValue = DAG.getNode(ISD::TRUNCATE, dl, MVT::i1, ArgValue);
2483
2484       InVals.push_back(ArgValue);
2485     } else {
2486       // Argument stored in memory.
2487       assert(VA.isMemLoc());
2488
2489       unsigned ArgSize = VA.getLocVT().getStoreSize();
2490       int FI = MFI->CreateFixedObject(ArgSize, VA.getLocMemOffset(),
2491                                       isImmutable);
2492
2493       // Create load nodes to retrieve arguments from the stack.
2494       SDValue FIN = DAG.getFrameIndex(FI, PtrVT);
2495       InVals.push_back(DAG.getLoad(VA.getValVT(), dl, Chain, FIN,
2496                                    MachinePointerInfo(),
2497                                    false, false, false, 0));
2498     }
2499   }
2500
2501   // Assign locations to all of the incoming aggregate by value arguments.
2502   // Aggregates passed by value are stored in the local variable space of the
2503   // caller's stack frame, right above the parameter list area.
2504   SmallVector<CCValAssign, 16> ByValArgLocs;
2505   CCState CCByValInfo(CallConv, isVarArg, DAG.getMachineFunction(),
2506                       ByValArgLocs, *DAG.getContext());
2507
2508   // Reserve stack space for the allocations in CCInfo.
2509   CCByValInfo.AllocateStack(CCInfo.getNextStackOffset(), PtrByteSize);
2510
2511   CCByValInfo.AnalyzeFormalArguments(Ins, CC_PPC32_SVR4_ByVal);
2512
2513   // Area that is at least reserved in the caller of this function.
2514   unsigned MinReservedArea = CCByValInfo.getNextStackOffset();
2515   MinReservedArea = std::max(MinReservedArea, LinkageSize);
2516
2517   // Set the size that is at least reserved in caller of this function.  Tail
2518   // call optimized function's reserved stack space needs to be aligned so that
2519   // taking the difference between two stack areas will result in an aligned
2520   // stack.
2521   MinReservedArea =
2522       EnsureStackAlignment(Subtarget.getFrameLowering(), MinReservedArea);
2523   FuncInfo->setMinReservedArea(MinReservedArea);
2524
2525   SmallVector<SDValue, 8> MemOps;
2526
2527   // If the function takes variable number of arguments, make a frame index for
2528   // the start of the first vararg value... for expansion of llvm.va_start.
2529   if (isVarArg) {
2530     static const MCPhysReg GPArgRegs[] = {
2531       PPC::R3, PPC::R4, PPC::R5, PPC::R6,
2532       PPC::R7, PPC::R8, PPC::R9, PPC::R10,
2533     };
2534     const unsigned NumGPArgRegs = array_lengthof(GPArgRegs);
2535
2536     static const MCPhysReg FPArgRegs[] = {
2537       PPC::F1, PPC::F2, PPC::F3, PPC::F4, PPC::F5, PPC::F6, PPC::F7,
2538       PPC::F8
2539     };
2540     unsigned NumFPArgRegs = array_lengthof(FPArgRegs);
2541     if (DisablePPCFloatInVariadic)
2542       NumFPArgRegs = 0;
2543
2544     FuncInfo->setVarArgsNumGPR(CCInfo.getFirstUnallocated(GPArgRegs));
2545     FuncInfo->setVarArgsNumFPR(CCInfo.getFirstUnallocated(FPArgRegs));
2546
2547     // Make room for NumGPArgRegs and NumFPArgRegs.
2548     int Depth = NumGPArgRegs * PtrVT.getSizeInBits()/8 +
2549                 NumFPArgRegs * MVT(MVT::f64).getSizeInBits()/8;
2550
2551     FuncInfo->setVarArgsStackOffset(
2552       MFI->CreateFixedObject(PtrVT.getSizeInBits()/8,
2553                              CCInfo.getNextStackOffset(), true));
2554
2555     FuncInfo->setVarArgsFrameIndex(MFI->CreateStackObject(Depth, 8, false));
2556     SDValue FIN = DAG.getFrameIndex(FuncInfo->getVarArgsFrameIndex(), PtrVT);
2557
2558     // The fixed integer arguments of a variadic function are stored to the
2559     // VarArgsFrameIndex on the stack so that they may be loaded by deferencing
2560     // the result of va_next.
2561     for (unsigned GPRIndex = 0; GPRIndex != NumGPArgRegs; ++GPRIndex) {
2562       // Get an existing live-in vreg, or add a new one.
2563       unsigned VReg = MF.getRegInfo().getLiveInVirtReg(GPArgRegs[GPRIndex]);
2564       if (!VReg)
2565         VReg = MF.addLiveIn(GPArgRegs[GPRIndex], &PPC::GPRCRegClass);
2566
2567       SDValue Val = DAG.getCopyFromReg(Chain, dl, VReg, PtrVT);
2568       SDValue Store = DAG.getStore(Val.getValue(1), dl, Val, FIN,
2569                                    MachinePointerInfo(), false, false, 0);
2570       MemOps.push_back(Store);
2571       // Increment the address by four for the next argument to store
2572       SDValue PtrOff = DAG.getConstant(PtrVT.getSizeInBits()/8, PtrVT);
2573       FIN = DAG.getNode(ISD::ADD, dl, PtrOff.getValueType(), FIN, PtrOff);
2574     }
2575
2576     // FIXME 32-bit SVR4: We only need to save FP argument registers if CR bit 6
2577     // is set.
2578     // The double arguments are stored to the VarArgsFrameIndex
2579     // on the stack.
2580     for (unsigned FPRIndex = 0; FPRIndex != NumFPArgRegs; ++FPRIndex) {
2581       // Get an existing live-in vreg, or add a new one.
2582       unsigned VReg = MF.getRegInfo().getLiveInVirtReg(FPArgRegs[FPRIndex]);
2583       if (!VReg)
2584         VReg = MF.addLiveIn(FPArgRegs[FPRIndex], &PPC::F8RCRegClass);
2585
2586       SDValue Val = DAG.getCopyFromReg(Chain, dl, VReg, MVT::f64);
2587       SDValue Store = DAG.getStore(Val.getValue(1), dl, Val, FIN,
2588                                    MachinePointerInfo(), false, false, 0);
2589       MemOps.push_back(Store);
2590       // Increment the address by eight for the next argument to store
2591       SDValue PtrOff = DAG.getConstant(MVT(MVT::f64).getSizeInBits()/8,
2592                                          PtrVT);
2593       FIN = DAG.getNode(ISD::ADD, dl, PtrOff.getValueType(), FIN, PtrOff);
2594     }
2595   }
2596
2597   if (!MemOps.empty())
2598     Chain = DAG.getNode(ISD::TokenFactor, dl, MVT::Other, MemOps);
2599
2600   return Chain;
2601 }
2602
2603 // PPC64 passes i8, i16, and i32 values in i64 registers. Promote
2604 // value to MVT::i64 and then truncate to the correct register size.
2605 SDValue
2606 PPCTargetLowering::extendArgForPPC64(ISD::ArgFlagsTy Flags, EVT ObjectVT,
2607                                      SelectionDAG &DAG, SDValue ArgVal,
2608                                      SDLoc dl) const {
2609   if (Flags.isSExt())
2610     ArgVal = DAG.getNode(ISD::AssertSext, dl, MVT::i64, ArgVal,
2611                          DAG.getValueType(ObjectVT));
2612   else if (Flags.isZExt())
2613     ArgVal = DAG.getNode(ISD::AssertZext, dl, MVT::i64, ArgVal,
2614                          DAG.getValueType(ObjectVT));
2615
2616   return DAG.getNode(ISD::TRUNCATE, dl, ObjectVT, ArgVal);
2617 }
2618
2619 SDValue
2620 PPCTargetLowering::LowerFormalArguments_64SVR4(
2621                                       SDValue Chain,
2622                                       CallingConv::ID CallConv, bool isVarArg,
2623                                       const SmallVectorImpl<ISD::InputArg>
2624                                         &Ins,
2625                                       SDLoc dl, SelectionDAG &DAG,
2626                                       SmallVectorImpl<SDValue> &InVals) const {
2627   // TODO: add description of PPC stack frame format, or at least some docs.
2628   //
2629   bool isELFv2ABI = Subtarget.isELFv2ABI();
2630   bool isLittleEndian = Subtarget.isLittleEndian();
2631   MachineFunction &MF = DAG.getMachineFunction();
2632   MachineFrameInfo *MFI = MF.getFrameInfo();
2633   PPCFunctionInfo *FuncInfo = MF.getInfo<PPCFunctionInfo>();
2634
2635   assert(!(CallConv == CallingConv::Fast && isVarArg) &&
2636          "fastcc not supported on varargs functions");
2637
2638   EVT PtrVT = DAG.getTargetLoweringInfo().getPointerTy();
2639   // Potential tail calls could cause overwriting of argument stack slots.
2640   bool isImmutable = !(getTargetMachine().Options.GuaranteedTailCallOpt &&
2641                        (CallConv == CallingConv::Fast));
2642   unsigned PtrByteSize = 8;
2643   unsigned LinkageSize = Subtarget.getFrameLowering()->getLinkageSize();
2644
2645   static const MCPhysReg GPR[] = {
2646     PPC::X3, PPC::X4, PPC::X5, PPC::X6,
2647     PPC::X7, PPC::X8, PPC::X9, PPC::X10,
2648   };
2649
2650   static const MCPhysReg *FPR = GetFPR();
2651
2652   static const MCPhysReg VR[] = {
2653     PPC::V2, PPC::V3, PPC::V4, PPC::V5, PPC::V6, PPC::V7, PPC::V8,
2654     PPC::V9, PPC::V10, PPC::V11, PPC::V12, PPC::V13
2655   };
2656   static const MCPhysReg VSRH[] = {
2657     PPC::VSH2, PPC::VSH3, PPC::VSH4, PPC::VSH5, PPC::VSH6, PPC::VSH7, PPC::VSH8,
2658     PPC::VSH9, PPC::VSH10, PPC::VSH11, PPC::VSH12, PPC::VSH13
2659   };
2660
2661   const unsigned Num_GPR_Regs = array_lengthof(GPR);
2662   const unsigned Num_FPR_Regs = 13;
2663   const unsigned Num_VR_Regs  = array_lengthof(VR);
2664
2665   // Do a first pass over the arguments to determine whether the ABI
2666   // guarantees that our caller has allocated the parameter save area
2667   // on its stack frame.  In the ELFv1 ABI, this is always the case;
2668   // in the ELFv2 ABI, it is true if this is a vararg function or if
2669   // any parameter is located in a stack slot.
2670
2671   bool HasParameterArea = !isELFv2ABI || isVarArg;
2672   unsigned ParamAreaSize = Num_GPR_Regs * PtrByteSize;
2673   unsigned NumBytes = LinkageSize;
2674   unsigned AvailableFPRs = Num_FPR_Regs;
2675   unsigned AvailableVRs = Num_VR_Regs;
2676   for (unsigned i = 0, e = Ins.size(); i != e; ++i)
2677     if (CalculateStackSlotUsed(Ins[i].VT, Ins[i].ArgVT, Ins[i].Flags,
2678                                PtrByteSize, LinkageSize, ParamAreaSize,
2679                                NumBytes, AvailableFPRs, AvailableVRs))
2680       HasParameterArea = true;
2681
2682   // Add DAG nodes to load the arguments or copy them out of registers.  On
2683   // entry to a function on PPC, the arguments start after the linkage area,
2684   // although the first ones are often in registers.
2685
2686   unsigned ArgOffset = LinkageSize;
2687   unsigned GPR_idx = 0, FPR_idx = 0, VR_idx = 0;
2688   SmallVector<SDValue, 8> MemOps;
2689   Function::const_arg_iterator FuncArg = MF.getFunction()->arg_begin();
2690   unsigned CurArgIdx = 0;
2691   for (unsigned ArgNo = 0, e = Ins.size(); ArgNo != e; ++ArgNo) {
2692     SDValue ArgVal;
2693     bool needsLoad = false;
2694     EVT ObjectVT = Ins[ArgNo].VT;
2695     EVT OrigVT = Ins[ArgNo].ArgVT;
2696     unsigned ObjSize = ObjectVT.getStoreSize();
2697     unsigned ArgSize = ObjSize;
2698     ISD::ArgFlagsTy Flags = Ins[ArgNo].Flags;
2699     if (Ins[ArgNo].isOrigArg()) {
2700       std::advance(FuncArg, Ins[ArgNo].getOrigArgIndex() - CurArgIdx);
2701       CurArgIdx = Ins[ArgNo].getOrigArgIndex();
2702     }
2703     // We re-align the argument offset for each argument, except when using the
2704     // fast calling convention, when we need to make sure we do that only when
2705     // we'll actually use a stack slot.
2706     unsigned CurArgOffset, Align;
2707     auto ComputeArgOffset = [&]() {
2708       /* Respect alignment of argument on the stack.  */
2709       Align = CalculateStackSlotAlignment(ObjectVT, OrigVT, Flags, PtrByteSize);
2710       ArgOffset = ((ArgOffset + Align - 1) / Align) * Align;
2711       CurArgOffset = ArgOffset;
2712     };
2713
2714     if (CallConv != CallingConv::Fast) {
2715       ComputeArgOffset();
2716
2717       /* Compute GPR index associated with argument offset.  */
2718       GPR_idx = (ArgOffset - LinkageSize) / PtrByteSize;
2719       GPR_idx = std::min(GPR_idx, Num_GPR_Regs);
2720     }
2721
2722     // FIXME the codegen can be much improved in some cases.
2723     // We do not have to keep everything in memory.
2724     if (Flags.isByVal()) {
2725       assert(Ins[ArgNo].isOrigArg() && "Byval arguments cannot be implicit");
2726
2727       if (CallConv == CallingConv::Fast)
2728         ComputeArgOffset();
2729
2730       // ObjSize is the true size, ArgSize rounded up to multiple of registers.
2731       ObjSize = Flags.getByValSize();
2732       ArgSize = ((ObjSize + PtrByteSize - 1)/PtrByteSize) * PtrByteSize;
2733       // Empty aggregate parameters do not take up registers.  Examples:
2734       //   struct { } a;
2735       //   union  { } b;
2736       //   int c[0];
2737       // etc.  However, we have to provide a place-holder in InVals, so
2738       // pretend we have an 8-byte item at the current address for that
2739       // purpose.
2740       if (!ObjSize) {
2741         int FI = MFI->CreateFixedObject(PtrByteSize, ArgOffset, true);
2742         SDValue FIN = DAG.getFrameIndex(FI, PtrVT);
2743         InVals.push_back(FIN);
2744         continue;
2745       }
2746
2747       // Create a stack object covering all stack doublewords occupied
2748       // by the argument.  If the argument is (fully or partially) on
2749       // the stack, or if the argument is fully in registers but the
2750       // caller has allocated the parameter save anyway, we can refer
2751       // directly to the caller's stack frame.  Otherwise, create a
2752       // local copy in our own frame.
2753       int FI;
2754       if (HasParameterArea ||
2755           ArgSize + ArgOffset > LinkageSize + Num_GPR_Regs * PtrByteSize)
2756         FI = MFI->CreateFixedObject(ArgSize, ArgOffset, false, true);
2757       else
2758         FI = MFI->CreateStackObject(ArgSize, Align, false);
2759       SDValue FIN = DAG.getFrameIndex(FI, PtrVT);
2760
2761       // Handle aggregates smaller than 8 bytes.
2762       if (ObjSize < PtrByteSize) {
2763         // The value of the object is its address, which differs from the
2764         // address of the enclosing doubleword on big-endian systems.
2765         SDValue Arg = FIN;
2766         if (!isLittleEndian) {
2767           SDValue ArgOff = DAG.getConstant(PtrByteSize - ObjSize, PtrVT);
2768           Arg = DAG.getNode(ISD::ADD, dl, ArgOff.getValueType(), Arg, ArgOff);
2769         }
2770         InVals.push_back(Arg);
2771
2772         if (GPR_idx != Num_GPR_Regs) {
2773           unsigned VReg = MF.addLiveIn(GPR[GPR_idx++], &PPC::G8RCRegClass);
2774           SDValue Val = DAG.getCopyFromReg(Chain, dl, VReg, PtrVT);
2775           SDValue Store;
2776
2777           if (ObjSize==1 || ObjSize==2 || ObjSize==4) {
2778             EVT ObjType = (ObjSize == 1 ? MVT::i8 :
2779                            (ObjSize == 2 ? MVT::i16 : MVT::i32));
2780             Store = DAG.getTruncStore(Val.getValue(1), dl, Val, Arg,
2781                                       MachinePointerInfo(FuncArg),
2782                                       ObjType, false, false, 0);
2783           } else {
2784             // For sizes that don't fit a truncating store (3, 5, 6, 7),
2785             // store the whole register as-is to the parameter save area
2786             // slot.
2787             Store = DAG.getStore(Val.getValue(1), dl, Val, FIN,
2788                                  MachinePointerInfo(FuncArg),
2789                                  false, false, 0);
2790           }
2791
2792           MemOps.push_back(Store);
2793         }
2794         // Whether we copied from a register or not, advance the offset
2795         // into the parameter save area by a full doubleword.
2796         ArgOffset += PtrByteSize;
2797         continue;
2798       }
2799
2800       // The value of the object is its address, which is the address of
2801       // its first stack doubleword.
2802       InVals.push_back(FIN);
2803
2804       // Store whatever pieces of the object are in registers to memory.
2805       for (unsigned j = 0; j < ArgSize; j += PtrByteSize) {
2806         if (GPR_idx == Num_GPR_Regs)
2807           break;
2808
2809         unsigned VReg = MF.addLiveIn(GPR[GPR_idx], &PPC::G8RCRegClass);
2810         SDValue Val = DAG.getCopyFromReg(Chain, dl, VReg, PtrVT);
2811         SDValue Addr = FIN;
2812         if (j) {
2813           SDValue Off = DAG.getConstant(j, PtrVT);
2814           Addr = DAG.getNode(ISD::ADD, dl, Off.getValueType(), Addr, Off);
2815         }
2816         SDValue Store = DAG.getStore(Val.getValue(1), dl, Val, Addr,
2817                                      MachinePointerInfo(FuncArg, j),
2818                                      false, false, 0);
2819         MemOps.push_back(Store);
2820         ++GPR_idx;
2821       }
2822       ArgOffset += ArgSize;
2823       continue;
2824     }
2825
2826     switch (ObjectVT.getSimpleVT().SimpleTy) {
2827     default: llvm_unreachable("Unhandled argument type!");
2828     case MVT::i1:
2829     case MVT::i32:
2830     case MVT::i64:
2831       // These can be scalar arguments or elements of an integer array type
2832       // passed directly.  Clang may use those instead of "byval" aggregate
2833       // types to avoid forcing arguments to memory unnecessarily.
2834       if (GPR_idx != Num_GPR_Regs) {
2835         unsigned VReg = MF.addLiveIn(GPR[GPR_idx++], &PPC::G8RCRegClass);
2836         ArgVal = DAG.getCopyFromReg(Chain, dl, VReg, MVT::i64);
2837
2838         if (ObjectVT == MVT::i32 || ObjectVT == MVT::i1)
2839           // PPC64 passes i8, i16, and i32 values in i64 registers. Promote
2840           // value to MVT::i64 and then truncate to the correct register size.
2841           ArgVal = extendArgForPPC64(Flags, ObjectVT, DAG, ArgVal, dl);
2842       } else {
2843         if (CallConv == CallingConv::Fast)
2844           ComputeArgOffset();
2845
2846         needsLoad = true;
2847         ArgSize = PtrByteSize;
2848       }
2849       if (CallConv != CallingConv::Fast || needsLoad)
2850         ArgOffset += 8;
2851       break;
2852
2853     case MVT::f32:
2854     case MVT::f64:
2855       // These can be scalar arguments or elements of a float array type
2856       // passed directly.  The latter are used to implement ELFv2 homogenous
2857       // float aggregates.
2858       if (FPR_idx != Num_FPR_Regs) {
2859         unsigned VReg;
2860
2861         if (ObjectVT == MVT::f32)
2862           VReg = MF.addLiveIn(FPR[FPR_idx], &PPC::F4RCRegClass);
2863         else
2864           VReg = MF.addLiveIn(FPR[FPR_idx], Subtarget.hasVSX()
2865                                                 ? &PPC::VSFRCRegClass
2866                                                 : &PPC::F8RCRegClass);
2867
2868         ArgVal = DAG.getCopyFromReg(Chain, dl, VReg, ObjectVT);
2869         ++FPR_idx;
2870       } else if (GPR_idx != Num_GPR_Regs && CallConv != CallingConv::Fast) {
2871         // FIXME: We may want to re-enable this for CallingConv::Fast on the P8
2872         // once we support fp <-> gpr moves.
2873
2874         // This can only ever happen in the presence of f32 array types,
2875         // since otherwise we never run out of FPRs before running out
2876         // of GPRs.
2877         unsigned VReg = MF.addLiveIn(GPR[GPR_idx++], &PPC::G8RCRegClass);
2878         ArgVal = DAG.getCopyFromReg(Chain, dl, VReg, MVT::i64);
2879
2880         if (ObjectVT == MVT::f32) {
2881           if ((ArgOffset % PtrByteSize) == (isLittleEndian ? 4 : 0))
2882             ArgVal = DAG.getNode(ISD::SRL, dl, MVT::i64, ArgVal,
2883                                  DAG.getConstant(32, MVT::i32));
2884           ArgVal = DAG.getNode(ISD::TRUNCATE, dl, MVT::i32, ArgVal);
2885         }
2886
2887         ArgVal = DAG.getNode(ISD::BITCAST, dl, ObjectVT, ArgVal);
2888       } else {
2889         if (CallConv == CallingConv::Fast)
2890           ComputeArgOffset();
2891
2892         needsLoad = true;
2893       }
2894
2895       // When passing an array of floats, the array occupies consecutive
2896       // space in the argument area; only round up to the next doubleword
2897       // at the end of the array.  Otherwise, each float takes 8 bytes.
2898       if (CallConv != CallingConv::Fast || needsLoad) {
2899         ArgSize = Flags.isInConsecutiveRegs() ? ObjSize : PtrByteSize;
2900         ArgOffset += ArgSize;
2901         if (Flags.isInConsecutiveRegsLast())
2902           ArgOffset = ((ArgOffset + PtrByteSize - 1)/PtrByteSize) * PtrByteSize;
2903       }
2904       break;
2905     case MVT::v4f32:
2906     case MVT::v4i32:
2907     case MVT::v8i16:
2908     case MVT::v16i8:
2909     case MVT::v2f64:
2910     case MVT::v2i64:
2911       // These can be scalar arguments or elements of a vector array type
2912       // passed directly.  The latter are used to implement ELFv2 homogenous
2913       // vector aggregates.
2914       if (VR_idx != Num_VR_Regs) {
2915         unsigned VReg = (ObjectVT == MVT::v2f64 || ObjectVT == MVT::v2i64) ?
2916                         MF.addLiveIn(VSRH[VR_idx], &PPC::VSHRCRegClass) :
2917                         MF.addLiveIn(VR[VR_idx], &PPC::VRRCRegClass);
2918         ArgVal = DAG.getCopyFromReg(Chain, dl, VReg, ObjectVT);
2919         ++VR_idx;
2920       } else {
2921         if (CallConv == CallingConv::Fast)
2922           ComputeArgOffset();
2923
2924         needsLoad = true;
2925       }
2926       if (CallConv != CallingConv::Fast || needsLoad)
2927         ArgOffset += 16;
2928       break;
2929     }
2930
2931     // We need to load the argument to a virtual register if we determined
2932     // above that we ran out of physical registers of the appropriate type.
2933     if (needsLoad) {
2934       if (ObjSize < ArgSize && !isLittleEndian)
2935         CurArgOffset += ArgSize - ObjSize;
2936       int FI = MFI->CreateFixedObject(ObjSize, CurArgOffset, isImmutable);
2937       SDValue FIN = DAG.getFrameIndex(FI, PtrVT);
2938       ArgVal = DAG.getLoad(ObjectVT, dl, Chain, FIN, MachinePointerInfo(),
2939                            false, false, false, 0);
2940     }
2941
2942     InVals.push_back(ArgVal);
2943   }
2944
2945   // Area that is at least reserved in the caller of this function.
2946   unsigned MinReservedArea;
2947   if (HasParameterArea)
2948     MinReservedArea = std::max(ArgOffset, LinkageSize + 8 * PtrByteSize);
2949   else
2950     MinReservedArea = LinkageSize;
2951
2952   // Set the size that is at least reserved in caller of this function.  Tail
2953   // call optimized functions' reserved stack space needs to be aligned so that
2954   // taking the difference between two stack areas will result in an aligned
2955   // stack.
2956   MinReservedArea =
2957       EnsureStackAlignment(Subtarget.getFrameLowering(), MinReservedArea);
2958   FuncInfo->setMinReservedArea(MinReservedArea);
2959
2960   // If the function takes variable number of arguments, make a frame index for
2961   // the start of the first vararg value... for expansion of llvm.va_start.
2962   if (isVarArg) {
2963     int Depth = ArgOffset;
2964
2965     FuncInfo->setVarArgsFrameIndex(
2966       MFI->CreateFixedObject(PtrByteSize, Depth, true));
2967     SDValue FIN = DAG.getFrameIndex(FuncInfo->getVarArgsFrameIndex(), PtrVT);
2968
2969     // If this function is vararg, store any remaining integer argument regs
2970     // to their spots on the stack so that they may be loaded by deferencing the
2971     // result of va_next.
2972     for (GPR_idx = (ArgOffset - LinkageSize) / PtrByteSize;
2973          GPR_idx < Num_GPR_Regs; ++GPR_idx) {
2974       unsigned VReg = MF.addLiveIn(GPR[GPR_idx], &PPC::G8RCRegClass);
2975       SDValue Val = DAG.getCopyFromReg(Chain, dl, VReg, PtrVT);
2976       SDValue Store = DAG.getStore(Val.getValue(1), dl, Val, FIN,
2977                                    MachinePointerInfo(), false, false, 0);
2978       MemOps.push_back(Store);
2979       // Increment the address by four for the next argument to store
2980       SDValue PtrOff = DAG.getConstant(PtrByteSize, PtrVT);
2981       FIN = DAG.getNode(ISD::ADD, dl, PtrOff.getValueType(), FIN, PtrOff);
2982     }
2983   }
2984
2985   if (!MemOps.empty())
2986     Chain = DAG.getNode(ISD::TokenFactor, dl, MVT::Other, MemOps);
2987
2988   return Chain;
2989 }
2990
2991 SDValue
2992 PPCTargetLowering::LowerFormalArguments_Darwin(
2993                                       SDValue Chain,
2994                                       CallingConv::ID CallConv, bool isVarArg,
2995                                       const SmallVectorImpl<ISD::InputArg>
2996                                         &Ins,
2997                                       SDLoc dl, SelectionDAG &DAG,
2998                                       SmallVectorImpl<SDValue> &InVals) const {
2999   // TODO: add description of PPC stack frame format, or at least some docs.
3000   //
3001   MachineFunction &MF = DAG.getMachineFunction();
3002   MachineFrameInfo *MFI = MF.getFrameInfo();
3003   PPCFunctionInfo *FuncInfo = MF.getInfo<PPCFunctionInfo>();
3004
3005   EVT PtrVT = DAG.getTargetLoweringInfo().getPointerTy();
3006   bool isPPC64 = PtrVT == MVT::i64;
3007   // Potential tail calls could cause overwriting of argument stack slots.
3008   bool isImmutable = !(getTargetMachine().Options.GuaranteedTailCallOpt &&
3009                        (CallConv == CallingConv::Fast));
3010   unsigned PtrByteSize = isPPC64 ? 8 : 4;
3011   unsigned LinkageSize = Subtarget.getFrameLowering()->getLinkageSize();
3012   unsigned ArgOffset = LinkageSize;
3013   // Area that is at least reserved in caller of this function.
3014   unsigned MinReservedArea = ArgOffset;
3015
3016   static const MCPhysReg GPR_32[] = {           // 32-bit registers.
3017     PPC::R3, PPC::R4, PPC::R5, PPC::R6,
3018     PPC::R7, PPC::R8, PPC::R9, PPC::R10,
3019   };
3020   static const MCPhysReg GPR_64[] = {           // 64-bit registers.
3021     PPC::X3, PPC::X4, PPC::X5, PPC::X6,
3022     PPC::X7, PPC::X8, PPC::X9, PPC::X10,
3023   };
3024
3025   static const MCPhysReg *FPR = GetFPR();
3026
3027   static const MCPhysReg VR[] = {
3028     PPC::V2, PPC::V3, PPC::V4, PPC::V5, PPC::V6, PPC::V7, PPC::V8,
3029     PPC::V9, PPC::V10, PPC::V11, PPC::V12, PPC::V13
3030   };
3031
3032   const unsigned Num_GPR_Regs = array_lengthof(GPR_32);
3033   const unsigned Num_FPR_Regs = 13;
3034   const unsigned Num_VR_Regs  = array_lengthof( VR);
3035
3036   unsigned GPR_idx = 0, FPR_idx = 0, VR_idx = 0;
3037
3038   const MCPhysReg *GPR = isPPC64 ? GPR_64 : GPR_32;
3039
3040   // In 32-bit non-varargs functions, the stack space for vectors is after the
3041   // stack space for non-vectors.  We do not use this space unless we have
3042   // too many vectors to fit in registers, something that only occurs in
3043   // constructed examples:), but we have to walk the arglist to figure
3044   // that out...for the pathological case, compute VecArgOffset as the
3045   // start of the vector parameter area.  Computing VecArgOffset is the
3046   // entire point of the following loop.
3047   unsigned VecArgOffset = ArgOffset;
3048   if (!isVarArg && !isPPC64) {
3049     for (unsigned ArgNo = 0, e = Ins.size(); ArgNo != e;
3050          ++ArgNo) {
3051       EVT ObjectVT = Ins[ArgNo].VT;
3052       ISD::ArgFlagsTy Flags = Ins[ArgNo].Flags;
3053
3054       if (Flags.isByVal()) {
3055         // ObjSize is the true size, ArgSize rounded up to multiple of regs.
3056         unsigned ObjSize = Flags.getByValSize();
3057         unsigned ArgSize =
3058                 ((ObjSize + PtrByteSize - 1)/PtrByteSize) * PtrByteSize;
3059         VecArgOffset += ArgSize;
3060         continue;
3061       }
3062
3063       switch(ObjectVT.getSimpleVT().SimpleTy) {
3064       default: llvm_unreachable("Unhandled argument type!");
3065       case MVT::i1:
3066       case MVT::i32:
3067       case MVT::f32:
3068         VecArgOffset += 4;
3069         break;
3070       case MVT::i64:  // PPC64
3071       case MVT::f64:
3072         // FIXME: We are guaranteed to be !isPPC64 at this point.
3073         // Does MVT::i64 apply?
3074         VecArgOffset += 8;
3075         break;
3076       case MVT::v4f32:
3077       case MVT::v4i32:
3078       case MVT::v8i16:
3079       case MVT::v16i8:
3080         // Nothing to do, we're only looking at Nonvector args here.
3081         break;
3082       }
3083     }
3084   }
3085   // We've found where the vector parameter area in memory is.  Skip the
3086   // first 12 parameters; these don't use that memory.
3087   VecArgOffset = ((VecArgOffset+15)/16)*16;
3088   VecArgOffset += 12*16;
3089
3090   // Add DAG nodes to load the arguments or copy them out of registers.  On
3091   // entry to a function on PPC, the arguments start after the linkage area,
3092   // although the first ones are often in registers.
3093
3094   SmallVector<SDValue, 8> MemOps;
3095   unsigned nAltivecParamsAtEnd = 0;
3096   Function::const_arg_iterator FuncArg = MF.getFunction()->arg_begin();
3097   unsigned CurArgIdx = 0;
3098   for (unsigned ArgNo = 0, e = Ins.size(); ArgNo != e; ++ArgNo) {
3099     SDValue ArgVal;
3100     bool needsLoad = false;
3101     EVT ObjectVT = Ins[ArgNo].VT;
3102     unsigned ObjSize = ObjectVT.getSizeInBits()/8;
3103     unsigned ArgSize = ObjSize;
3104     ISD::ArgFlagsTy Flags = Ins[ArgNo].Flags;
3105     if (Ins[ArgNo].isOrigArg()) {
3106       std::advance(FuncArg, Ins[ArgNo].getOrigArgIndex() - CurArgIdx);
3107       CurArgIdx = Ins[ArgNo].getOrigArgIndex();
3108     }
3109     unsigned CurArgOffset = ArgOffset;
3110
3111     // Varargs or 64 bit Altivec parameters are padded to a 16 byte boundary.
3112     if (ObjectVT==MVT::v4f32 || ObjectVT==MVT::v4i32 ||
3113         ObjectVT==MVT::v8i16 || ObjectVT==MVT::v16i8) {
3114       if (isVarArg || isPPC64) {
3115         MinReservedArea = ((MinReservedArea+15)/16)*16;
3116         MinReservedArea += CalculateStackSlotSize(ObjectVT,
3117                                                   Flags,
3118                                                   PtrByteSize);
3119       } else  nAltivecParamsAtEnd++;
3120     } else
3121       // Calculate min reserved area.
3122       MinReservedArea += CalculateStackSlotSize(Ins[ArgNo].VT,
3123                                                 Flags,
3124                                                 PtrByteSize);
3125
3126     // FIXME the codegen can be much improved in some cases.
3127     // We do not have to keep everything in memory.
3128     if (Flags.isByVal()) {
3129       assert(Ins[ArgNo].isOrigArg() && "Byval arguments cannot be implicit");
3130
3131       // ObjSize is the true size, ArgSize rounded up to multiple of registers.
3132       ObjSize = Flags.getByValSize();
3133       ArgSize = ((ObjSize + PtrByteSize - 1)/PtrByteSize) * PtrByteSize;
3134       // Objects of size 1 and 2 are right justified, everything else is
3135       // left justified.  This means the memory address is adjusted forwards.
3136       if (ObjSize==1 || ObjSize==2) {
3137         CurArgOffset = CurArgOffset + (4 - ObjSize);
3138       }
3139       // The value of the object is its address.
3140       int FI = MFI->CreateFixedObject(ObjSize, CurArgOffset, false, true);
3141       SDValue FIN = DAG.getFrameIndex(FI, PtrVT);
3142       InVals.push_back(FIN);
3143       if (ObjSize==1 || ObjSize==2) {
3144         if (GPR_idx != Num_GPR_Regs) {
3145           unsigned VReg;
3146           if (isPPC64)
3147             VReg = MF.addLiveIn(GPR[GPR_idx], &PPC::G8RCRegClass);
3148           else
3149             VReg = MF.addLiveIn(GPR[GPR_idx], &PPC::GPRCRegClass);
3150           SDValue Val = DAG.getCopyFromReg(Chain, dl, VReg, PtrVT);
3151           EVT ObjType = ObjSize == 1 ? MVT::i8 : MVT::i16;
3152           SDValue Store = DAG.getTruncStore(Val.getValue(1), dl, Val, FIN,
3153                                             MachinePointerInfo(FuncArg),
3154                                             ObjType, false, false, 0);
3155           MemOps.push_back(Store);
3156           ++GPR_idx;
3157         }
3158
3159         ArgOffset += PtrByteSize;
3160
3161         continue;
3162       }
3163       for (unsigned j = 0; j < ArgSize; j += PtrByteSize) {
3164         // Store whatever pieces of the object are in registers
3165         // to memory.  ArgOffset will be the address of the beginning
3166         // of the object.
3167         if (GPR_idx != Num_GPR_Regs) {
3168           unsigned VReg;
3169           if (isPPC64)
3170             VReg = MF.addLiveIn(GPR[GPR_idx], &PPC::G8RCRegClass);
3171           else
3172             VReg = MF.addLiveIn(GPR[GPR_idx], &PPC::GPRCRegClass);
3173           int FI = MFI->CreateFixedObject(PtrByteSize, ArgOffset, true);
3174           SDValue FIN = DAG.getFrameIndex(FI, PtrVT);
3175           SDValue Val = DAG.getCopyFromReg(Chain, dl, VReg, PtrVT);
3176           SDValue Store = DAG.getStore(Val.getValue(1), dl, Val, FIN,
3177                                        MachinePointerInfo(FuncArg, j),
3178                                        false, false, 0);
3179           MemOps.push_back(Store);
3180           ++GPR_idx;
3181           ArgOffset += PtrByteSize;
3182         } else {
3183           ArgOffset += ArgSize - (ArgOffset-CurArgOffset);
3184           break;
3185         }
3186       }
3187       continue;
3188     }
3189
3190     switch (ObjectVT.getSimpleVT().SimpleTy) {
3191     default: llvm_unreachable("Unhandled argument type!");
3192     case MVT::i1:
3193     case MVT::i32:
3194       if (!isPPC64) {
3195         if (GPR_idx != Num_GPR_Regs) {
3196           unsigned VReg = MF.addLiveIn(GPR[GPR_idx], &PPC::GPRCRegClass);
3197           ArgVal = DAG.getCopyFromReg(Chain, dl, VReg, MVT::i32);
3198
3199           if (ObjectVT == MVT::i1)
3200             ArgVal = DAG.getNode(ISD::TRUNCATE, dl, MVT::i1, ArgVal);
3201
3202           ++GPR_idx;
3203         } else {
3204           needsLoad = true;
3205           ArgSize = PtrByteSize;
3206         }
3207         // All int arguments reserve stack space in the Darwin ABI.
3208         ArgOffset += PtrByteSize;
3209         break;
3210       }
3211       // FALLTHROUGH
3212     case MVT::i64:  // PPC64
3213       if (GPR_idx != Num_GPR_Regs) {
3214         unsigned VReg = MF.addLiveIn(GPR[GPR_idx], &PPC::G8RCRegClass);
3215         ArgVal = DAG.getCopyFromReg(Chain, dl, VReg, MVT::i64);
3216
3217         if (ObjectVT == MVT::i32 || ObjectVT == MVT::i1)
3218           // PPC64 passes i8, i16, and i32 values in i64 registers. Promote
3219           // value to MVT::i64 and then truncate to the correct register size.
3220           ArgVal = extendArgForPPC64(Flags, ObjectVT, DAG, ArgVal, dl);
3221
3222         ++GPR_idx;
3223       } else {
3224         needsLoad = true;
3225         ArgSize = PtrByteSize;
3226       }
3227       // All int arguments reserve stack space in the Darwin ABI.
3228       ArgOffset += 8;
3229       break;
3230
3231     case MVT::f32:
3232     case MVT::f64:
3233       // Every 4 bytes of argument space consumes one of the GPRs available for
3234       // argument passing.
3235       if (GPR_idx != Num_GPR_Regs) {
3236         ++GPR_idx;
3237         if (ObjSize == 8 && GPR_idx != Num_GPR_Regs && !isPPC64)
3238           ++GPR_idx;
3239       }
3240       if (FPR_idx != Num_FPR_Regs) {
3241         unsigned VReg;
3242
3243         if (ObjectVT == MVT::f32)
3244           VReg = MF.addLiveIn(FPR[FPR_idx], &PPC::F4RCRegClass);
3245         else
3246           VReg = MF.addLiveIn(FPR[FPR_idx], &PPC::F8RCRegClass);
3247
3248         ArgVal = DAG.getCopyFromReg(Chain, dl, VReg, ObjectVT);
3249         ++FPR_idx;
3250       } else {
3251         needsLoad = true;
3252       }
3253
3254       // All FP arguments reserve stack space in the Darwin ABI.
3255       ArgOffset += isPPC64 ? 8 : ObjSize;
3256       break;
3257     case MVT::v4f32:
3258     case MVT::v4i32:
3259     case MVT::v8i16:
3260     case MVT::v16i8:
3261       // Note that vector arguments in registers don't reserve stack space,
3262       // except in varargs functions.
3263       if (VR_idx != Num_VR_Regs) {
3264         unsigned VReg = MF.addLiveIn(VR[VR_idx], &PPC::VRRCRegClass);
3265         ArgVal = DAG.getCopyFromReg(Chain, dl, VReg, ObjectVT);
3266         if (isVarArg) {
3267           while ((ArgOffset % 16) != 0) {
3268             ArgOffset += PtrByteSize;
3269             if (GPR_idx != Num_GPR_Regs)
3270               GPR_idx++;
3271           }
3272           ArgOffset += 16;
3273           GPR_idx = std::min(GPR_idx+4, Num_GPR_Regs); // FIXME correct for ppc64?
3274         }
3275         ++VR_idx;
3276       } else {
3277         if (!isVarArg && !isPPC64) {
3278           // Vectors go after all the nonvectors.
3279           CurArgOffset = VecArgOffset;
3280           VecArgOffset += 16;
3281         } else {
3282           // Vectors are aligned.
3283           ArgOffset = ((ArgOffset+15)/16)*16;
3284           CurArgOffset = ArgOffset;
3285           ArgOffset += 16;
3286         }
3287         needsLoad = true;
3288       }
3289       break;
3290     }
3291
3292     // We need to load the argument to a virtual register if we determined above
3293     // that we ran out of physical registers of the appropriate type.
3294     if (needsLoad) {
3295       int FI = MFI->CreateFixedObject(ObjSize,
3296                                       CurArgOffset + (ArgSize - ObjSize),
3297                                       isImmutable);
3298       SDValue FIN = DAG.getFrameIndex(FI, PtrVT);
3299       ArgVal = DAG.getLoad(ObjectVT, dl, Chain, FIN, MachinePointerInfo(),
3300                            false, false, false, 0);
3301     }
3302
3303     InVals.push_back(ArgVal);
3304   }
3305
3306   // Allow for Altivec parameters at the end, if needed.
3307   if (nAltivecParamsAtEnd) {
3308     MinReservedArea = ((MinReservedArea+15)/16)*16;
3309     MinReservedArea += 16*nAltivecParamsAtEnd;
3310   }
3311
3312   // Area that is at least reserved in the caller of this function.
3313   MinReservedArea = std::max(MinReservedArea, LinkageSize + 8 * PtrByteSize);
3314
3315   // Set the size that is at least reserved in caller of this function.  Tail
3316   // call optimized functions' reserved stack space needs to be aligned so that
3317   // taking the difference between two stack areas will result in an aligned
3318   // stack.
3319   MinReservedArea =
3320       EnsureStackAlignment(Subtarget.getFrameLowering(), MinReservedArea);
3321   FuncInfo->setMinReservedArea(MinReservedArea);
3322
3323   // If the function takes variable number of arguments, make a frame index for
3324   // the start of the first vararg value... for expansion of llvm.va_start.
3325   if (isVarArg) {
3326     int Depth = ArgOffset;
3327
3328     FuncInfo->setVarArgsFrameIndex(
3329       MFI->CreateFixedObject(PtrVT.getSizeInBits()/8,
3330                              Depth, true));
3331     SDValue FIN = DAG.getFrameIndex(FuncInfo->getVarArgsFrameIndex(), PtrVT);
3332
3333     // If this function is vararg, store any remaining integer argument regs
3334     // to their spots on the stack so that they may be loaded by deferencing the
3335     // result of va_next.
3336     for (; GPR_idx != Num_GPR_Regs; ++GPR_idx) {
3337       unsigned VReg;
3338
3339       if (isPPC64)
3340         VReg = MF.addLiveIn(GPR[GPR_idx], &PPC::G8RCRegClass);
3341       else
3342         VReg = MF.addLiveIn(GPR[GPR_idx], &PPC::GPRCRegClass);
3343
3344       SDValue Val = DAG.getCopyFromReg(Chain, dl, VReg, PtrVT);
3345       SDValue Store = DAG.getStore(Val.getValue(1), dl, Val, FIN,
3346                                    MachinePointerInfo(), false, false, 0);
3347       MemOps.push_back(Store);
3348       // Increment the address by four for the next argument to store
3349       SDValue PtrOff = DAG.getConstant(PtrVT.getSizeInBits()/8, PtrVT);
3350       FIN = DAG.getNode(ISD::ADD, dl, PtrOff.getValueType(), FIN, PtrOff);
3351     }
3352   }
3353
3354   if (!MemOps.empty())
3355     Chain = DAG.getNode(ISD::TokenFactor, dl, MVT::Other, MemOps);
3356
3357   return Chain;
3358 }
3359
3360 /// CalculateTailCallSPDiff - Get the amount the stack pointer has to be
3361 /// adjusted to accommodate the arguments for the tailcall.
3362 static int CalculateTailCallSPDiff(SelectionDAG& DAG, bool isTailCall,
3363                                    unsigned ParamSize) {
3364
3365   if (!isTailCall) return 0;
3366
3367   PPCFunctionInfo *FI = DAG.getMachineFunction().getInfo<PPCFunctionInfo>();
3368   unsigned CallerMinReservedArea = FI->getMinReservedArea();
3369   int SPDiff = (int)CallerMinReservedArea - (int)ParamSize;
3370   // Remember only if the new adjustement is bigger.
3371   if (SPDiff < FI->getTailCallSPDelta())
3372     FI->setTailCallSPDelta(SPDiff);
3373
3374   return SPDiff;
3375 }
3376
3377 /// IsEligibleForTailCallOptimization - Check whether the call is eligible
3378 /// for tail call optimization. Targets which want to do tail call
3379 /// optimization should implement this function.
3380 bool
3381 PPCTargetLowering::IsEligibleForTailCallOptimization(SDValue Callee,
3382                                                      CallingConv::ID CalleeCC,
3383                                                      bool isVarArg,
3384                                       const SmallVectorImpl<ISD::InputArg> &Ins,
3385                                                      SelectionDAG& DAG) const {
3386   if (!getTargetMachine().Options.GuaranteedTailCallOpt)
3387     return false;
3388
3389   // Variable argument functions are not supported.
3390   if (isVarArg)
3391     return false;
3392
3393   MachineFunction &MF = DAG.getMachineFunction();
3394   CallingConv::ID CallerCC = MF.getFunction()->getCallingConv();
3395   if (CalleeCC == CallingConv::Fast && CallerCC == CalleeCC) {
3396     // Functions containing by val parameters are not supported.
3397     for (unsigned i = 0; i != Ins.size(); i++) {
3398        ISD::ArgFlagsTy Flags = Ins[i].Flags;
3399        if (Flags.isByVal()) return false;
3400     }
3401
3402     // Non-PIC/GOT tail calls are supported.
3403     if (getTargetMachine().getRelocationModel() != Reloc::PIC_)
3404       return true;
3405
3406     // At the moment we can only do local tail calls (in same module, hidden
3407     // or protected) if we are generating PIC.
3408     if (GlobalAddressSDNode *G = dyn_cast<GlobalAddressSDNode>(Callee))
3409       return G->getGlobal()->hasHiddenVisibility()
3410           || G->getGlobal()->hasProtectedVisibility();
3411   }
3412
3413   return false;
3414 }
3415
3416 /// isCallCompatibleAddress - Return the immediate to use if the specified
3417 /// 32-bit value is representable in the immediate field of a BxA instruction.
3418 static SDNode *isBLACompatibleAddress(SDValue Op, SelectionDAG &DAG) {
3419   ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op);
3420   if (!C) return nullptr;
3421
3422   int Addr = C->getZExtValue();
3423   if ((Addr & 3) != 0 ||  // Low 2 bits are implicitly zero.
3424       SignExtend32<26>(Addr) != Addr)
3425     return nullptr;  // Top 6 bits have to be sext of immediate.
3426
3427   return DAG.getConstant((int)C->getZExtValue() >> 2,
3428                          DAG.getTargetLoweringInfo().getPointerTy()).getNode();
3429 }
3430
3431 namespace {
3432
3433 struct TailCallArgumentInfo {
3434   SDValue Arg;
3435   SDValue FrameIdxOp;
3436   int       FrameIdx;
3437
3438   TailCallArgumentInfo() : FrameIdx(0) {}
3439 };
3440
3441 }
3442
3443 /// StoreTailCallArgumentsToStackSlot - Stores arguments to their stack slot.
3444 static void
3445 StoreTailCallArgumentsToStackSlot(SelectionDAG &DAG,
3446                                            SDValue Chain,
3447                    const SmallVectorImpl<TailCallArgumentInfo> &TailCallArgs,
3448                    SmallVectorImpl<SDValue> &MemOpChains,
3449                    SDLoc dl) {
3450   for (unsigned i = 0, e = TailCallArgs.size(); i != e; ++i) {
3451     SDValue Arg = TailCallArgs[i].Arg;
3452     SDValue FIN = TailCallArgs[i].FrameIdxOp;
3453     int FI = TailCallArgs[i].FrameIdx;
3454     // Store relative to framepointer.
3455     MemOpChains.push_back(DAG.getStore(Chain, dl, Arg, FIN,
3456                                        MachinePointerInfo::getFixedStack(FI),
3457                                        false, false, 0));
3458   }
3459 }
3460
3461 /// EmitTailCallStoreFPAndRetAddr - Move the frame pointer and return address to
3462 /// the appropriate stack slot for the tail call optimized function call.
3463 static SDValue EmitTailCallStoreFPAndRetAddr(SelectionDAG &DAG,
3464                                                MachineFunction &MF,
3465                                                SDValue Chain,
3466                                                SDValue OldRetAddr,
3467                                                SDValue OldFP,
3468                                                int SPDiff,
3469                                                bool isPPC64,
3470                                                bool isDarwinABI,
3471                                                SDLoc dl) {
3472   if (SPDiff) {
3473     // Calculate the new stack slot for the return address.
3474     int SlotSize = isPPC64 ? 8 : 4;
3475     const PPCFrameLowering *FL =
3476         MF.getSubtarget<PPCSubtarget>().getFrameLowering();
3477     int NewRetAddrLoc = SPDiff + FL->getReturnSaveOffset();
3478     int NewRetAddr = MF.getFrameInfo()->CreateFixedObject(SlotSize,
3479                                                           NewRetAddrLoc, true);
3480     EVT VT = isPPC64 ? MVT::i64 : MVT::i32;
3481     SDValue NewRetAddrFrIdx = DAG.getFrameIndex(NewRetAddr, VT);
3482     Chain = DAG.getStore(Chain, dl, OldRetAddr, NewRetAddrFrIdx,
3483                          MachinePointerInfo::getFixedStack(NewRetAddr),
3484                          false, false, 0);
3485
3486     // When using the 32/64-bit SVR4 ABI there is no need to move the FP stack
3487     // slot as the FP is never overwritten.
3488     if (isDarwinABI) {
3489       int NewFPLoc = SPDiff + FL->getFramePointerSaveOffset();
3490       int NewFPIdx = MF.getFrameInfo()->CreateFixedObject(SlotSize, NewFPLoc,
3491                                                           true);
3492       SDValue NewFramePtrIdx = DAG.getFrameIndex(NewFPIdx, VT);
3493       Chain = DAG.getStore(Chain, dl, OldFP, NewFramePtrIdx,
3494                            MachinePointerInfo::getFixedStack(NewFPIdx),
3495                            false, false, 0);
3496     }
3497   }
3498   return Chain;
3499 }
3500
3501 /// CalculateTailCallArgDest - Remember Argument for later processing. Calculate
3502 /// the position of the argument.
3503 static void
3504 CalculateTailCallArgDest(SelectionDAG &DAG, MachineFunction &MF, bool isPPC64,
3505                          SDValue Arg, int SPDiff, unsigned ArgOffset,
3506                      SmallVectorImpl<TailCallArgumentInfo>& TailCallArguments) {
3507   int Offset = ArgOffset + SPDiff;
3508   uint32_t OpSize = (Arg.getValueType().getSizeInBits()+7)/8;
3509   int FI = MF.getFrameInfo()->CreateFixedObject(OpSize, Offset, true);
3510   EVT VT = isPPC64 ? MVT::i64 : MVT::i32;
3511   SDValue FIN = DAG.getFrameIndex(FI, VT);
3512   TailCallArgumentInfo Info;
3513   Info.Arg = Arg;
3514   Info.FrameIdxOp = FIN;
3515   Info.FrameIdx = FI;
3516   TailCallArguments.push_back(Info);
3517 }
3518
3519 /// EmitTCFPAndRetAddrLoad - Emit load from frame pointer and return address
3520 /// stack slot. Returns the chain as result and the loaded frame pointers in
3521 /// LROpOut/FPOpout. Used when tail calling.
3522 SDValue PPCTargetLowering::EmitTailCallLoadFPAndRetAddr(SelectionDAG & DAG,
3523                                                         int SPDiff,
3524                                                         SDValue Chain,
3525                                                         SDValue &LROpOut,
3526                                                         SDValue &FPOpOut,
3527                                                         bool isDarwinABI,
3528                                                         SDLoc dl) const {
3529   if (SPDiff) {
3530     // Load the LR and FP stack slot for later adjusting.
3531     EVT VT = Subtarget.isPPC64() ? MVT::i64 : MVT::i32;
3532     LROpOut = getReturnAddrFrameIndex(DAG);
3533     LROpOut = DAG.getLoad(VT, dl, Chain, LROpOut, MachinePointerInfo(),
3534                           false, false, false, 0);
3535     Chain = SDValue(LROpOut.getNode(), 1);
3536
3537     // When using the 32/64-bit SVR4 ABI there is no need to load the FP stack
3538     // slot as the FP is never overwritten.
3539     if (isDarwinABI) {
3540       FPOpOut = getFramePointerFrameIndex(DAG);
3541       FPOpOut = DAG.getLoad(VT, dl, Chain, FPOpOut, MachinePointerInfo(),
3542                             false, false, false, 0);
3543       Chain = SDValue(FPOpOut.getNode(), 1);
3544     }
3545   }
3546   return Chain;
3547 }
3548
3549 /// CreateCopyOfByValArgument - Make a copy of an aggregate at address specified
3550 /// by "Src" to address "Dst" of size "Size".  Alignment information is
3551 /// specified by the specific parameter attribute. The copy will be passed as
3552 /// a byval function parameter.
3553 /// Sometimes what we are copying is the end of a larger object, the part that
3554 /// does not fit in registers.
3555 static SDValue
3556 CreateCopyOfByValArgument(SDValue Src, SDValue Dst, SDValue Chain,
3557                           ISD::ArgFlagsTy Flags, SelectionDAG &DAG,
3558                           SDLoc dl) {
3559   SDValue SizeNode = DAG.getConstant(Flags.getByValSize(), MVT::i32);
3560   return DAG.getMemcpy(Chain, dl, Dst, Src, SizeNode, Flags.getByValAlign(),
3561                        false, false, MachinePointerInfo(),
3562                        MachinePointerInfo());
3563 }
3564
3565 /// LowerMemOpCallTo - Store the argument to the stack or remember it in case of
3566 /// tail calls.
3567 static void
3568 LowerMemOpCallTo(SelectionDAG &DAG, MachineFunction &MF, SDValue Chain,
3569                  SDValue Arg, SDValue PtrOff, int SPDiff,
3570                  unsigned ArgOffset, bool isPPC64, bool isTailCall,
3571                  bool isVector, SmallVectorImpl<SDValue> &MemOpChains,
3572                  SmallVectorImpl<TailCallArgumentInfo> &TailCallArguments,
3573                  SDLoc dl) {
3574   EVT PtrVT = DAG.getTargetLoweringInfo().getPointerTy();
3575   if (!isTailCall) {
3576     if (isVector) {
3577       SDValue StackPtr;
3578       if (isPPC64)
3579         StackPtr = DAG.getRegister(PPC::X1, MVT::i64);
3580       else
3581         StackPtr = DAG.getRegister(PPC::R1, MVT::i32);
3582       PtrOff = DAG.getNode(ISD::ADD, dl, PtrVT, StackPtr,
3583                            DAG.getConstant(ArgOffset, PtrVT));
3584     }
3585     MemOpChains.push_back(DAG.getStore(Chain, dl, Arg, PtrOff,
3586                                        MachinePointerInfo(), false, false, 0));
3587   // Calculate and remember argument location.
3588   } else CalculateTailCallArgDest(DAG, MF, isPPC64, Arg, SPDiff, ArgOffset,
3589                                   TailCallArguments);
3590 }
3591
3592 static
3593 void PrepareTailCall(SelectionDAG &DAG, SDValue &InFlag, SDValue &Chain,
3594                      SDLoc dl, bool isPPC64, int SPDiff, unsigned NumBytes,
3595                      SDValue LROp, SDValue FPOp, bool isDarwinABI,
3596                      SmallVectorImpl<TailCallArgumentInfo> &TailCallArguments) {
3597   MachineFunction &MF = DAG.getMachineFunction();
3598
3599   // Emit a sequence of copyto/copyfrom virtual registers for arguments that
3600   // might overwrite each other in case of tail call optimization.
3601   SmallVector<SDValue, 8> MemOpChains2;
3602   // Do not flag preceding copytoreg stuff together with the following stuff.
3603   InFlag = SDValue();
3604   StoreTailCallArgumentsToStackSlot(DAG, Chain, TailCallArguments,
3605                                     MemOpChains2, dl);
3606   if (!MemOpChains2.empty())
3607     Chain = DAG.getNode(ISD::TokenFactor, dl, MVT::Other, MemOpChains2);
3608
3609   // Store the return address to the appropriate stack slot.
3610   Chain = EmitTailCallStoreFPAndRetAddr(DAG, MF, Chain, LROp, FPOp, SPDiff,
3611                                         isPPC64, isDarwinABI, dl);
3612
3613   // Emit callseq_end just before tailcall node.
3614   Chain = DAG.getCALLSEQ_END(Chain, DAG.getIntPtrConstant(NumBytes, true),
3615                              DAG.getIntPtrConstant(0, true), InFlag, dl);
3616   InFlag = Chain.getValue(1);
3617 }
3618
3619 // Is this global address that of a function that can be called by name? (as
3620 // opposed to something that must hold a descriptor for an indirect call).
3621 static bool isFunctionGlobalAddress(SDValue Callee) {
3622   if (GlobalAddressSDNode *G = dyn_cast<GlobalAddressSDNode>(Callee)) {
3623     if (Callee.getOpcode() == ISD::GlobalTLSAddress ||
3624         Callee.getOpcode() == ISD::TargetGlobalTLSAddress)
3625       return false;
3626
3627     return G->getGlobal()->getType()->getElementType()->isFunctionTy();
3628   }
3629
3630   return false;
3631 }
3632
3633 static
3634 unsigned PrepareCall(SelectionDAG &DAG, SDValue &Callee, SDValue &InFlag,
3635                      SDValue &Chain, SDValue CallSeqStart, SDLoc dl, int SPDiff,
3636                      bool isTailCall, bool IsPatchPoint,
3637                      SmallVectorImpl<std::pair<unsigned, SDValue> > &RegsToPass,
3638                      SmallVectorImpl<SDValue> &Ops, std::vector<EVT> &NodeTys,
3639                      ImmutableCallSite *CS, const PPCSubtarget &Subtarget) {
3640
3641   bool isPPC64 = Subtarget.isPPC64();
3642   bool isSVR4ABI = Subtarget.isSVR4ABI();
3643   bool isELFv2ABI = Subtarget.isELFv2ABI();
3644
3645   EVT PtrVT = DAG.getTargetLoweringInfo().getPointerTy();
3646   NodeTys.push_back(MVT::Other);   // Returns a chain
3647   NodeTys.push_back(MVT::Glue);    // Returns a flag for retval copy to use.
3648
3649   unsigned CallOpc = PPCISD::CALL;
3650
3651   bool needIndirectCall = true;
3652   if (!isSVR4ABI || !isPPC64)
3653     if (SDNode *Dest = isBLACompatibleAddress(Callee, DAG)) {
3654       // If this is an absolute destination address, use the munged value.
3655       Callee = SDValue(Dest, 0);
3656       needIndirectCall = false;
3657     }
3658
3659   if (isFunctionGlobalAddress(Callee)) {
3660     GlobalAddressSDNode *G = cast<GlobalAddressSDNode>(Callee);
3661     // A call to a TLS address is actually an indirect call to a
3662     // thread-specific pointer.
3663     unsigned OpFlags = 0;
3664     if ((DAG.getTarget().getRelocationModel() != Reloc::Static &&
3665          (Subtarget.getTargetTriple().isMacOSX() &&
3666           Subtarget.getTargetTriple().isMacOSXVersionLT(10, 5)) &&
3667          (G->getGlobal()->isDeclaration() ||
3668           G->getGlobal()->isWeakForLinker())) ||
3669         (Subtarget.isTargetELF() && !isPPC64 &&
3670          !G->getGlobal()->hasLocalLinkage() &&
3671          DAG.getTarget().getRelocationModel() == Reloc::PIC_)) {
3672       // PC-relative references to external symbols should go through $stub,
3673       // unless we're building with the leopard linker or later, which
3674       // automatically synthesizes these stubs.
3675       OpFlags = PPCII::MO_PLT_OR_STUB;
3676     }
3677
3678     // If the callee is a GlobalAddress/ExternalSymbol node (quite common,
3679     // every direct call is) turn it into a TargetGlobalAddress /
3680     // TargetExternalSymbol node so that legalize doesn't hack it.
3681     Callee = DAG.getTargetGlobalAddress(G->getGlobal(), dl,
3682                                         Callee.getValueType(), 0, OpFlags);
3683     needIndirectCall = false;
3684   }
3685
3686   if (ExternalSymbolSDNode *S = dyn_cast<ExternalSymbolSDNode>(Callee)) {
3687     unsigned char OpFlags = 0;
3688
3689     if ((DAG.getTarget().getRelocationModel() != Reloc::Static &&
3690          (Subtarget.getTargetTriple().isMacOSX() &&
3691           Subtarget.getTargetTriple().isMacOSXVersionLT(10, 5))) ||
3692         (Subtarget.isTargetELF() && !isPPC64 &&
3693          DAG.getTarget().getRelocationModel() == Reloc::PIC_)) {
3694       // PC-relative references to external symbols should go through $stub,
3695       // unless we're building with the leopard linker or later, which
3696       // automatically synthesizes these stubs.
3697       OpFlags = PPCII::MO_PLT_OR_STUB;
3698     }
3699
3700     Callee = DAG.getTargetExternalSymbol(S->getSymbol(), Callee.getValueType(),
3701                                          OpFlags);
3702     needIndirectCall = false;
3703   }
3704
3705   if (IsPatchPoint) {
3706     // We'll form an invalid direct call when lowering a patchpoint; the full
3707     // sequence for an indirect call is complicated, and many of the
3708     // instructions introduced might have side effects (and, thus, can't be
3709     // removed later). The call itself will be removed as soon as the
3710     // argument/return lowering is complete, so the fact that it has the wrong
3711     // kind of operands should not really matter.
3712     needIndirectCall = false;
3713   }
3714
3715   if (needIndirectCall) {
3716     // Otherwise, this is an indirect call.  We have to use a MTCTR/BCTRL pair
3717     // to do the call, we can't use PPCISD::CALL.
3718     SDValue MTCTROps[] = {Chain, Callee, InFlag};
3719
3720     if (isSVR4ABI && isPPC64 && !isELFv2ABI) {
3721       // Function pointers in the 64-bit SVR4 ABI do not point to the function
3722       // entry point, but to the function descriptor (the function entry point
3723       // address is part of the function descriptor though).
3724       // The function descriptor is a three doubleword structure with the
3725       // following fields: function entry point, TOC base address and
3726       // environment pointer.
3727       // Thus for a call through a function pointer, the following actions need
3728       // to be performed:
3729       //   1. Save the TOC of the caller in the TOC save area of its stack
3730       //      frame (this is done in LowerCall_Darwin() or LowerCall_64SVR4()).
3731       //   2. Load the address of the function entry point from the function
3732       //      descriptor.
3733       //   3. Load the TOC of the callee from the function descriptor into r2.
3734       //   4. Load the environment pointer from the function descriptor into
3735       //      r11.
3736       //   5. Branch to the function entry point address.
3737       //   6. On return of the callee, the TOC of the caller needs to be
3738       //      restored (this is done in FinishCall()).
3739       //
3740       // The loads are scheduled at the beginning of the call sequence, and the
3741       // register copies are flagged together to ensure that no other
3742       // operations can be scheduled in between. E.g. without flagging the
3743       // copies together, a TOC access in the caller could be scheduled between
3744       // the assignment of the callee TOC and the branch to the callee, which
3745       // results in the TOC access going through the TOC of the callee instead
3746       // of going through the TOC of the caller, which leads to incorrect code.
3747
3748       // Load the address of the function entry point from the function
3749       // descriptor.
3750       SDValue LDChain = CallSeqStart.getValue(CallSeqStart->getNumValues()-1);
3751       if (LDChain.getValueType() == MVT::Glue)
3752         LDChain = CallSeqStart.getValue(CallSeqStart->getNumValues()-2);
3753
3754       bool LoadsInv = Subtarget.hasInvariantFunctionDescriptors();
3755
3756       MachinePointerInfo MPI(CS ? CS->getCalledValue() : nullptr);
3757       SDValue LoadFuncPtr = DAG.getLoad(MVT::i64, dl, LDChain, Callee, MPI,
3758                                         false, false, LoadsInv, 8);
3759
3760       // Load environment pointer into r11.
3761       SDValue PtrOff = DAG.getIntPtrConstant(16);
3762       SDValue AddPtr = DAG.getNode(ISD::ADD, dl, MVT::i64, Callee, PtrOff);
3763       SDValue LoadEnvPtr = DAG.getLoad(MVT::i64, dl, LDChain, AddPtr,
3764                                        MPI.getWithOffset(16), false, false,
3765                                        LoadsInv, 8);
3766
3767       SDValue TOCOff = DAG.getIntPtrConstant(8);
3768       SDValue AddTOC = DAG.getNode(ISD::ADD, dl, MVT::i64, Callee, TOCOff);
3769       SDValue TOCPtr = DAG.getLoad(MVT::i64, dl, LDChain, AddTOC,
3770                                    MPI.getWithOffset(8), false, false,
3771                                    LoadsInv, 8);
3772
3773       setUsesTOCBasePtr(DAG);
3774       SDValue TOCVal = DAG.getCopyToReg(Chain, dl, PPC::X2, TOCPtr,
3775                                         InFlag);
3776       Chain = TOCVal.getValue(0);
3777       InFlag = TOCVal.getValue(1);
3778
3779       SDValue EnvVal = DAG.getCopyToReg(Chain, dl, PPC::X11, LoadEnvPtr,
3780                                         InFlag);
3781
3782       Chain = EnvVal.getValue(0);
3783       InFlag = EnvVal.getValue(1);
3784
3785       MTCTROps[0] = Chain;
3786       MTCTROps[1] = LoadFuncPtr;
3787       MTCTROps[2] = InFlag;
3788     }
3789
3790     Chain = DAG.getNode(PPCISD::MTCTR, dl, NodeTys,
3791                         makeArrayRef(MTCTROps, InFlag.getNode() ? 3 : 2));
3792     InFlag = Chain.getValue(1);
3793
3794     NodeTys.clear();
3795     NodeTys.push_back(MVT::Other);
3796     NodeTys.push_back(MVT::Glue);
3797     Ops.push_back(Chain);
3798     CallOpc = PPCISD::BCTRL;
3799     Callee.setNode(nullptr);
3800     // Add use of X11 (holding environment pointer)
3801     if (isSVR4ABI && isPPC64 && !isELFv2ABI)
3802       Ops.push_back(DAG.getRegister(PPC::X11, PtrVT));
3803     // Add CTR register as callee so a bctr can be emitted later.
3804     if (isTailCall)
3805       Ops.push_back(DAG.getRegister(isPPC64 ? PPC::CTR8 : PPC::CTR, PtrVT));
3806   }
3807
3808   // If this is a direct call, pass the chain and the callee.
3809   if (Callee.getNode()) {
3810     Ops.push_back(Chain);
3811     Ops.push_back(Callee);
3812   }
3813   // If this is a tail call add stack pointer delta.
3814   if (isTailCall)
3815     Ops.push_back(DAG.getConstant(SPDiff, MVT::i32));
3816
3817   // Add argument registers to the end of the list so that they are known live
3818   // into the call.
3819   for (unsigned i = 0, e = RegsToPass.size(); i != e; ++i)
3820     Ops.push_back(DAG.getRegister(RegsToPass[i].first,
3821                                   RegsToPass[i].second.getValueType()));
3822
3823   // All calls, in both the ELF V1 and V2 ABIs, need the TOC register live
3824   // into the call.
3825   if (isSVR4ABI && isPPC64 && !IsPatchPoint) {
3826     setUsesTOCBasePtr(DAG);
3827     Ops.push_back(DAG.getRegister(PPC::X2, PtrVT));
3828   }
3829
3830   return CallOpc;
3831 }
3832
3833 static
3834 bool isLocalCall(const SDValue &Callee)
3835 {
3836   if (GlobalAddressSDNode *G = dyn_cast<GlobalAddressSDNode>(Callee))
3837     return !G->getGlobal()->isDeclaration() &&
3838            !G->getGlobal()->isWeakForLinker();
3839   return false;
3840 }
3841
3842 SDValue
3843 PPCTargetLowering::LowerCallResult(SDValue Chain, SDValue InFlag,
3844                                    CallingConv::ID CallConv, bool isVarArg,
3845                                    const SmallVectorImpl<ISD::InputArg> &Ins,
3846                                    SDLoc dl, SelectionDAG &DAG,
3847                                    SmallVectorImpl<SDValue> &InVals) const {
3848
3849   SmallVector<CCValAssign, 16> RVLocs;
3850   CCState CCRetInfo(CallConv, isVarArg, DAG.getMachineFunction(), RVLocs,
3851                     *DAG.getContext());
3852   CCRetInfo.AnalyzeCallResult(Ins, RetCC_PPC);
3853
3854   // Copy all of the result registers out of their specified physreg.
3855   for (unsigned i = 0, e = RVLocs.size(); i != e; ++i) {
3856     CCValAssign &VA = RVLocs[i];
3857     assert(VA.isRegLoc() && "Can only return in registers!");
3858
3859     SDValue Val = DAG.getCopyFromReg(Chain, dl,
3860                                      VA.getLocReg(), VA.getLocVT(), InFlag);
3861     Chain = Val.getValue(1);
3862     InFlag = Val.getValue(2);
3863
3864     switch (VA.getLocInfo()) {
3865     default: llvm_unreachable("Unknown loc info!");
3866     case CCValAssign::Full: break;
3867     case CCValAssign::AExt:
3868       Val = DAG.getNode(ISD::TRUNCATE, dl, VA.getValVT(), Val);
3869       break;
3870     case CCValAssign::ZExt:
3871       Val = DAG.getNode(ISD::AssertZext, dl, VA.getLocVT(), Val,
3872                         DAG.getValueType(VA.getValVT()));
3873       Val = DAG.getNode(ISD::TRUNCATE, dl, VA.getValVT(), Val);
3874       break;
3875     case CCValAssign::SExt:
3876       Val = DAG.getNode(ISD::AssertSext, dl, VA.getLocVT(), Val,
3877                         DAG.getValueType(VA.getValVT()));
3878       Val = DAG.getNode(ISD::TRUNCATE, dl, VA.getValVT(), Val);
3879       break;
3880     }
3881
3882     InVals.push_back(Val);
3883   }
3884
3885   return Chain;
3886 }
3887
3888 SDValue
3889 PPCTargetLowering::FinishCall(CallingConv::ID CallConv, SDLoc dl,
3890                               bool isTailCall, bool isVarArg, bool IsPatchPoint,
3891                               SelectionDAG &DAG,
3892                               SmallVector<std::pair<unsigned, SDValue>, 8>
3893                                 &RegsToPass,
3894                               SDValue InFlag, SDValue Chain,
3895                               SDValue CallSeqStart, SDValue &Callee,
3896                               int SPDiff, unsigned NumBytes,
3897                               const SmallVectorImpl<ISD::InputArg> &Ins,
3898                               SmallVectorImpl<SDValue> &InVals,
3899                               ImmutableCallSite *CS) const {
3900
3901   std::vector<EVT> NodeTys;
3902   SmallVector<SDValue, 8> Ops;
3903   unsigned CallOpc = PrepareCall(DAG, Callee, InFlag, Chain, CallSeqStart, dl,
3904                                  SPDiff, isTailCall, IsPatchPoint, RegsToPass,
3905                                  Ops, NodeTys, CS, Subtarget);
3906
3907   // Add implicit use of CR bit 6 for 32-bit SVR4 vararg calls
3908   if (isVarArg && Subtarget.isSVR4ABI() && !Subtarget.isPPC64())
3909     Ops.push_back(DAG.getRegister(PPC::CR1EQ, MVT::i32));
3910
3911   // When performing tail call optimization the callee pops its arguments off
3912   // the stack. Account for this here so these bytes can be pushed back on in
3913   // PPCFrameLowering::eliminateCallFramePseudoInstr.
3914   int BytesCalleePops =
3915     (CallConv == CallingConv::Fast &&
3916      getTargetMachine().Options.GuaranteedTailCallOpt) ? NumBytes : 0;
3917
3918   // Add a register mask operand representing the call-preserved registers.
3919   const TargetRegisterInfo *TRI = Subtarget.getRegisterInfo();
3920   const uint32_t *Mask = TRI->getCallPreservedMask(CallConv);
3921   assert(Mask && "Missing call preserved mask for calling convention");
3922   Ops.push_back(DAG.getRegisterMask(Mask));
3923
3924   if (InFlag.getNode())
3925     Ops.push_back(InFlag);
3926
3927   // Emit tail call.
3928   if (isTailCall) {
3929     assert(((Callee.getOpcode() == ISD::Register &&
3930              cast<RegisterSDNode>(Callee)->getReg() == PPC::CTR) ||
3931             Callee.getOpcode() == ISD::TargetExternalSymbol ||
3932             Callee.getOpcode() == ISD::TargetGlobalAddress ||
3933             isa<ConstantSDNode>(Callee)) &&
3934     "Expecting an global address, external symbol, absolute value or register");
3935
3936     return DAG.getNode(PPCISD::TC_RETURN, dl, MVT::Other, Ops);
3937   }
3938
3939   // Add a NOP immediately after the branch instruction when using the 64-bit
3940   // SVR4 ABI. At link time, if caller and callee are in a different module and
3941   // thus have a different TOC, the call will be replaced with a call to a stub
3942   // function which saves the current TOC, loads the TOC of the callee and
3943   // branches to the callee. The NOP will be replaced with a load instruction
3944   // which restores the TOC of the caller from the TOC save slot of the current
3945   // stack frame. If caller and callee belong to the same module (and have the
3946   // same TOC), the NOP will remain unchanged.
3947
3948   if (!isTailCall && Subtarget.isSVR4ABI()&& Subtarget.isPPC64() &&
3949       !IsPatchPoint) {
3950     if (CallOpc == PPCISD::BCTRL) {
3951       // This is a call through a function pointer.
3952       // Restore the caller TOC from the save area into R2.
3953       // See PrepareCall() for more information about calls through function
3954       // pointers in the 64-bit SVR4 ABI.
3955       // We are using a target-specific load with r2 hard coded, because the
3956       // result of a target-independent load would never go directly into r2,
3957       // since r2 is a reserved register (which prevents the register allocator
3958       // from allocating it), resulting in an additional register being
3959       // allocated and an unnecessary move instruction being generated.
3960       CallOpc = PPCISD::BCTRL_LOAD_TOC;
3961
3962       EVT PtrVT = DAG.getTargetLoweringInfo().getPointerTy();
3963       SDValue StackPtr = DAG.getRegister(PPC::X1, PtrVT);
3964       unsigned TOCSaveOffset = Subtarget.getFrameLowering()->getTOCSaveOffset();
3965       SDValue TOCOff = DAG.getIntPtrConstant(TOCSaveOffset);
3966       SDValue AddTOC = DAG.getNode(ISD::ADD, dl, MVT::i64, StackPtr, TOCOff);
3967
3968       // The address needs to go after the chain input but before the flag (or
3969       // any other variadic arguments).
3970       Ops.insert(std::next(Ops.begin()), AddTOC);
3971     } else if ((CallOpc == PPCISD::CALL) &&
3972                (!isLocalCall(Callee) ||
3973                 DAG.getTarget().getRelocationModel() == Reloc::PIC_))
3974       // Otherwise insert NOP for non-local calls.
3975       CallOpc = PPCISD::CALL_NOP;
3976   }
3977
3978   Chain = DAG.getNode(CallOpc, dl, NodeTys, Ops);
3979   InFlag = Chain.getValue(1);
3980
3981   Chain = DAG.getCALLSEQ_END(Chain, DAG.getIntPtrConstant(NumBytes, true),
3982                              DAG.getIntPtrConstant(BytesCalleePops, true),
3983                              InFlag, dl);
3984   if (!Ins.empty())
3985     InFlag = Chain.getValue(1);
3986
3987   return LowerCallResult(Chain, InFlag, CallConv, isVarArg,
3988                          Ins, dl, DAG, InVals);
3989 }
3990
3991 SDValue
3992 PPCTargetLowering::LowerCall(TargetLowering::CallLoweringInfo &CLI,
3993                              SmallVectorImpl<SDValue> &InVals) const {
3994   SelectionDAG &DAG                     = CLI.DAG;
3995   SDLoc &dl                             = CLI.DL;
3996   SmallVectorImpl<ISD::OutputArg> &Outs = CLI.Outs;
3997   SmallVectorImpl<SDValue> &OutVals     = CLI.OutVals;
3998   SmallVectorImpl<ISD::InputArg> &Ins   = CLI.Ins;
3999   SDValue Chain                         = CLI.Chain;
4000   SDValue Callee                        = CLI.Callee;
4001   bool &isTailCall                      = CLI.IsTailCall;
4002   CallingConv::ID CallConv              = CLI.CallConv;
4003   bool isVarArg                         = CLI.IsVarArg;
4004   bool IsPatchPoint                     = CLI.IsPatchPoint;
4005   ImmutableCallSite *CS                 = CLI.CS;
4006
4007   if (isTailCall)
4008     isTailCall = IsEligibleForTailCallOptimization(Callee, CallConv, isVarArg,
4009                                                    Ins, DAG);
4010
4011   if (!isTailCall && CS && CS->isMustTailCall())
4012     report_fatal_error("failed to perform tail call elimination on a call "
4013                        "site marked musttail");
4014
4015   if (Subtarget.isSVR4ABI()) {
4016     if (Subtarget.isPPC64())
4017       return LowerCall_64SVR4(Chain, Callee, CallConv, isVarArg,
4018                               isTailCall, IsPatchPoint, Outs, OutVals, Ins,
4019                               dl, DAG, InVals, CS);
4020     else
4021       return LowerCall_32SVR4(Chain, Callee, CallConv, isVarArg,
4022                               isTailCall, IsPatchPoint, Outs, OutVals, Ins,
4023                               dl, DAG, InVals, CS);
4024   }
4025
4026   return LowerCall_Darwin(Chain, Callee, CallConv, isVarArg,
4027                           isTailCall, IsPatchPoint, Outs, OutVals, Ins,
4028                           dl, DAG, InVals, CS);
4029 }
4030
4031 SDValue
4032 PPCTargetLowering::LowerCall_32SVR4(SDValue Chain, SDValue Callee,
4033                                     CallingConv::ID CallConv, bool isVarArg,
4034                                     bool isTailCall, bool IsPatchPoint,
4035                                     const SmallVectorImpl<ISD::OutputArg> &Outs,
4036                                     const SmallVectorImpl<SDValue> &OutVals,
4037                                     const SmallVectorImpl<ISD::InputArg> &Ins,
4038                                     SDLoc dl, SelectionDAG &DAG,
4039                                     SmallVectorImpl<SDValue> &InVals,
4040                                     ImmutableCallSite *CS) const {
4041   // See PPCTargetLowering::LowerFormalArguments_32SVR4() for a description
4042   // of the 32-bit SVR4 ABI stack frame layout.
4043
4044   assert((CallConv == CallingConv::C ||
4045           CallConv == CallingConv::Fast) && "Unknown calling convention!");
4046
4047   unsigned PtrByteSize = 4;
4048
4049   MachineFunction &MF = DAG.getMachineFunction();
4050
4051   // Mark this function as potentially containing a function that contains a
4052   // tail call. As a consequence the frame pointer will be used for dynamicalloc
4053   // and restoring the callers stack pointer in this functions epilog. This is
4054   // done because by tail calling the called function might overwrite the value
4055   // in this function's (MF) stack pointer stack slot 0(SP).
4056   if (getTargetMachine().Options.GuaranteedTailCallOpt &&
4057       CallConv == CallingConv::Fast)
4058     MF.getInfo<PPCFunctionInfo>()->setHasFastCall();
4059
4060   // Count how many bytes are to be pushed on the stack, including the linkage
4061   // area, parameter list area and the part of the local variable space which
4062   // contains copies of aggregates which are passed by value.
4063
4064   // Assign locations to all of the outgoing arguments.
4065   SmallVector<CCValAssign, 16> ArgLocs;
4066   CCState CCInfo(CallConv, isVarArg, DAG.getMachineFunction(), ArgLocs,
4067                  *DAG.getContext());
4068
4069   // Reserve space for the linkage area on the stack.
4070   CCInfo.AllocateStack(Subtarget.getFrameLowering()->getLinkageSize(),
4071                        PtrByteSize);
4072
4073   if (isVarArg) {
4074     // Handle fixed and variable vector arguments differently.
4075     // Fixed vector arguments go into registers as long as registers are
4076     // available. Variable vector arguments always go into memory.
4077     unsigned NumArgs = Outs.size();
4078
4079     for (unsigned i = 0; i != NumArgs; ++i) {
4080       MVT ArgVT = Outs[i].VT;
4081       ISD::ArgFlagsTy ArgFlags = Outs[i].Flags;
4082       bool Result;
4083
4084       if (Outs[i].IsFixed) {
4085         Result = CC_PPC32_SVR4(i, ArgVT, ArgVT, CCValAssign::Full, ArgFlags,
4086                                CCInfo);
4087       } else {
4088         Result = CC_PPC32_SVR4_VarArg(i, ArgVT, ArgVT, CCValAssign::Full,
4089                                       ArgFlags, CCInfo);
4090       }
4091
4092       if (Result) {
4093 #ifndef NDEBUG
4094         errs() << "Call operand #" << i << " has unhandled type "
4095              << EVT(ArgVT).getEVTString() << "\n";
4096 #endif
4097         llvm_unreachable(nullptr);
4098       }
4099     }
4100   } else {
4101     // All arguments are treated the same.
4102     CCInfo.AnalyzeCallOperands(Outs, CC_PPC32_SVR4);
4103   }
4104
4105   // Assign locations to all of the outgoing aggregate by value arguments.
4106   SmallVector<CCValAssign, 16> ByValArgLocs;
4107   CCState CCByValInfo(CallConv, isVarArg, DAG.getMachineFunction(),
4108                       ByValArgLocs, *DAG.getContext());
4109
4110   // Reserve stack space for the allocations in CCInfo.
4111   CCByValInfo.AllocateStack(CCInfo.getNextStackOffset(), PtrByteSize);
4112
4113   CCByValInfo.AnalyzeCallOperands(Outs, CC_PPC32_SVR4_ByVal);
4114
4115   // Size of the linkage area, parameter list area and the part of the local
4116   // space variable where copies of aggregates which are passed by value are
4117   // stored.
4118   unsigned NumBytes = CCByValInfo.getNextStackOffset();
4119
4120   // Calculate by how many bytes the stack has to be adjusted in case of tail
4121   // call optimization.
4122   int SPDiff = CalculateTailCallSPDiff(DAG, isTailCall, NumBytes);
4123
4124   // Adjust the stack pointer for the new arguments...
4125   // These operations are automatically eliminated by the prolog/epilog pass
4126   Chain = DAG.getCALLSEQ_START(Chain, DAG.getIntPtrConstant(NumBytes, true),
4127                                dl);
4128   SDValue CallSeqStart = Chain;
4129
4130   // Load the return address and frame pointer so it can be moved somewhere else
4131   // later.
4132   SDValue LROp, FPOp;
4133   Chain = EmitTailCallLoadFPAndRetAddr(DAG, SPDiff, Chain, LROp, FPOp, false,
4134                                        dl);
4135
4136   // Set up a copy of the stack pointer for use loading and storing any
4137   // arguments that may not fit in the registers available for argument
4138   // passing.
4139   SDValue StackPtr = DAG.getRegister(PPC::R1, MVT::i32);
4140
4141   SmallVector<std::pair<unsigned, SDValue>, 8> RegsToPass;
4142   SmallVector<TailCallArgumentInfo, 8> TailCallArguments;
4143   SmallVector<SDValue, 8> MemOpChains;
4144
4145   bool seenFloatArg = false;
4146   // Walk the register/memloc assignments, inserting copies/loads.
4147   for (unsigned i = 0, j = 0, e = ArgLocs.size();
4148        i != e;
4149        ++i) {
4150     CCValAssign &VA = ArgLocs[i];
4151     SDValue Arg = OutVals[i];
4152     ISD::ArgFlagsTy Flags = Outs[i].Flags;
4153
4154     if (Flags.isByVal()) {
4155       // Argument is an aggregate which is passed by value, thus we need to
4156       // create a copy of it in the local variable space of the current stack
4157       // frame (which is the stack frame of the caller) and pass the address of
4158       // this copy to the callee.
4159       assert((j < ByValArgLocs.size()) && "Index out of bounds!");
4160       CCValAssign &ByValVA = ByValArgLocs[j++];
4161       assert((VA.getValNo() == ByValVA.getValNo()) && "ValNo mismatch!");
4162
4163       // Memory reserved in the local variable space of the callers stack frame.
4164       unsigned LocMemOffset = ByValVA.getLocMemOffset();
4165
4166       SDValue PtrOff = DAG.getIntPtrConstant(LocMemOffset);
4167       PtrOff = DAG.getNode(ISD::ADD, dl, getPointerTy(), StackPtr, PtrOff);
4168
4169       // Create a copy of the argument in the local area of the current
4170       // stack frame.
4171       SDValue MemcpyCall =
4172         CreateCopyOfByValArgument(Arg, PtrOff,
4173                                   CallSeqStart.getNode()->getOperand(0),
4174                                   Flags, DAG, dl);
4175
4176       // This must go outside the CALLSEQ_START..END.
4177       SDValue NewCallSeqStart = DAG.getCALLSEQ_START(MemcpyCall,
4178                            CallSeqStart.getNode()->getOperand(1),
4179                            SDLoc(MemcpyCall));
4180       DAG.ReplaceAllUsesWith(CallSeqStart.getNode(),
4181                              NewCallSeqStart.getNode());
4182       Chain = CallSeqStart = NewCallSeqStart;
4183
4184       // Pass the address of the aggregate copy on the stack either in a
4185       // physical register or in the parameter list area of the current stack
4186       // frame to the callee.
4187       Arg = PtrOff;
4188     }
4189
4190     if (VA.isRegLoc()) {
4191       if (Arg.getValueType() == MVT::i1)
4192         Arg = DAG.getNode(ISD::ZERO_EXTEND, dl, MVT::i32, Arg);
4193
4194       seenFloatArg |= VA.getLocVT().isFloatingPoint();
4195       // Put argument in a physical register.
4196       RegsToPass.push_back(std::make_pair(VA.getLocReg(), Arg));
4197     } else {
4198       // Put argument in the parameter list area of the current stack frame.
4199       assert(VA.isMemLoc());
4200       unsigned LocMemOffset = VA.getLocMemOffset();
4201
4202       if (!isTailCall) {
4203         SDValue PtrOff = DAG.getIntPtrConstant(LocMemOffset);
4204         PtrOff = DAG.getNode(ISD::ADD, dl, getPointerTy(), StackPtr, PtrOff);
4205
4206         MemOpChains.push_back(DAG.getStore(Chain, dl, Arg, PtrOff,
4207                                            MachinePointerInfo(),
4208                                            false, false, 0));
4209       } else {
4210         // Calculate and remember argument location.
4211         CalculateTailCallArgDest(DAG, MF, false, Arg, SPDiff, LocMemOffset,
4212                                  TailCallArguments);
4213       }
4214     }
4215   }
4216
4217   if (!MemOpChains.empty())
4218     Chain = DAG.getNode(ISD::TokenFactor, dl, MVT::Other, MemOpChains);
4219
4220   // Build a sequence of copy-to-reg nodes chained together with token chain
4221   // and flag operands which copy the outgoing args into the appropriate regs.
4222   SDValue InFlag;
4223   for (unsigned i = 0, e = RegsToPass.size(); i != e; ++i) {
4224     Chain = DAG.getCopyToReg(Chain, dl, RegsToPass[i].first,
4225                              RegsToPass[i].second, InFlag);
4226     InFlag = Chain.getValue(1);
4227   }
4228
4229   // Set CR bit 6 to true if this is a vararg call with floating args passed in
4230   // registers.
4231   if (isVarArg) {
4232     SDVTList VTs = DAG.getVTList(MVT::Other, MVT::Glue);
4233     SDValue Ops[] = { Chain, InFlag };
4234
4235     Chain = DAG.getNode(seenFloatArg ? PPCISD::CR6SET : PPCISD::CR6UNSET,
4236                         dl, VTs, makeArrayRef(Ops, InFlag.getNode() ? 2 : 1));
4237
4238     InFlag = Chain.getValue(1);
4239   }
4240
4241   if (isTailCall)
4242     PrepareTailCall(DAG, InFlag, Chain, dl, false, SPDiff, NumBytes, LROp, FPOp,
4243                     false, TailCallArguments);
4244
4245   return FinishCall(CallConv, dl, isTailCall, isVarArg, IsPatchPoint, DAG,
4246                     RegsToPass, InFlag, Chain, CallSeqStart, Callee, SPDiff,
4247                     NumBytes, Ins, InVals, CS);
4248 }
4249
4250 // Copy an argument into memory, being careful to do this outside the
4251 // call sequence for the call to which the argument belongs.
4252 SDValue
4253 PPCTargetLowering::createMemcpyOutsideCallSeq(SDValue Arg, SDValue PtrOff,
4254                                               SDValue CallSeqStart,
4255                                               ISD::ArgFlagsTy Flags,
4256                                               SelectionDAG &DAG,
4257                                               SDLoc dl) const {
4258   SDValue MemcpyCall = CreateCopyOfByValArgument(Arg, PtrOff,
4259                         CallSeqStart.getNode()->getOperand(0),
4260                         Flags, DAG, dl);
4261   // The MEMCPY must go outside the CALLSEQ_START..END.
4262   SDValue NewCallSeqStart = DAG.getCALLSEQ_START(MemcpyCall,
4263                              CallSeqStart.getNode()->getOperand(1),
4264                              SDLoc(MemcpyCall));
4265   DAG.ReplaceAllUsesWith(CallSeqStart.getNode(),
4266                          NewCallSeqStart.getNode());
4267   return NewCallSeqStart;
4268 }
4269
4270 SDValue
4271 PPCTargetLowering::LowerCall_64SVR4(SDValue Chain, SDValue Callee,
4272                                     CallingConv::ID CallConv, bool isVarArg,
4273                                     bool isTailCall, bool IsPatchPoint,
4274                                     const SmallVectorImpl<ISD::OutputArg> &Outs,
4275                                     const SmallVectorImpl<SDValue> &OutVals,
4276                                     const SmallVectorImpl<ISD::InputArg> &Ins,
4277                                     SDLoc dl, SelectionDAG &DAG,
4278                                     SmallVectorImpl<SDValue> &InVals,
4279                                     ImmutableCallSite *CS) const {
4280
4281   bool isELFv2ABI = Subtarget.isELFv2ABI();
4282   bool isLittleEndian = Subtarget.isLittleEndian();
4283   unsigned NumOps = Outs.size();
4284
4285   EVT PtrVT = DAG.getTargetLoweringInfo().getPointerTy();
4286   unsigned PtrByteSize = 8;
4287
4288   MachineFunction &MF = DAG.getMachineFunction();
4289
4290   // Mark this function as potentially containing a function that contains a
4291   // tail call. As a consequence the frame pointer will be used for dynamicalloc
4292   // and restoring the callers stack pointer in this functions epilog. This is
4293   // done because by tail calling the called function might overwrite the value
4294   // in this function's (MF) stack pointer stack slot 0(SP).
4295   if (getTargetMachine().Options.GuaranteedTailCallOpt &&
4296       CallConv == CallingConv::Fast)
4297     MF.getInfo<PPCFunctionInfo>()->setHasFastCall();
4298
4299   assert(!(CallConv == CallingConv::Fast && isVarArg) &&
4300          "fastcc not supported on varargs functions");
4301
4302   // Count how many bytes are to be pushed on the stack, including the linkage
4303   // area, and parameter passing area.  On ELFv1, the linkage area is 48 bytes
4304   // reserved space for [SP][CR][LR][2 x unused][TOC]; on ELFv2, the linkage
4305   // area is 32 bytes reserved space for [SP][CR][LR][TOC].
4306   unsigned LinkageSize = Subtarget.getFrameLowering()->getLinkageSize();
4307   unsigned NumBytes = LinkageSize;
4308   unsigned GPR_idx = 0, FPR_idx = 0, VR_idx = 0;
4309
4310   static const MCPhysReg GPR[] = {
4311     PPC::X3, PPC::X4, PPC::X5, PPC::X6,
4312     PPC::X7, PPC::X8, PPC::X9, PPC::X10,
4313   };
4314   static const MCPhysReg *FPR = GetFPR();
4315
4316   static const MCPhysReg VR[] = {
4317     PPC::V2, PPC::V3, PPC::V4, PPC::V5, PPC::V6, PPC::V7, PPC::V8,
4318     PPC::V9, PPC::V10, PPC::V11, PPC::V12, PPC::V13
4319   };
4320   static const MCPhysReg VSRH[] = {
4321     PPC::VSH2, PPC::VSH3, PPC::VSH4, PPC::VSH5, PPC::VSH6, PPC::VSH7, PPC::VSH8,
4322     PPC::VSH9, PPC::VSH10, PPC::VSH11, PPC::VSH12, PPC::VSH13
4323   };
4324
4325   const unsigned NumGPRs = array_lengthof(GPR);
4326   const unsigned NumFPRs = 13;
4327   const unsigned NumVRs  = array_lengthof(VR);
4328
4329   // When using the fast calling convention, we don't provide backing for
4330   // arguments that will be in registers.
4331   unsigned NumGPRsUsed = 0, NumFPRsUsed = 0, NumVRsUsed = 0;
4332
4333   // Add up all the space actually used.
4334   for (unsigned i = 0; i != NumOps; ++i) {
4335     ISD::ArgFlagsTy Flags = Outs[i].Flags;
4336     EVT ArgVT = Outs[i].VT;
4337     EVT OrigVT = Outs[i].ArgVT;
4338
4339     if (CallConv == CallingConv::Fast) {
4340       if (Flags.isByVal())
4341         NumGPRsUsed += (Flags.getByValSize()+7)/8;
4342       else
4343         switch (ArgVT.getSimpleVT().SimpleTy) {
4344         default: llvm_unreachable("Unexpected ValueType for argument!");
4345         case MVT::i1:
4346         case MVT::i32:
4347         case MVT::i64:
4348           if (++NumGPRsUsed <= NumGPRs)
4349             continue;
4350           break;
4351         case MVT::f32:
4352         case MVT::f64:
4353           if (++NumFPRsUsed <= NumFPRs)
4354             continue;
4355           break;
4356         case MVT::v4f32:
4357         case MVT::v4i32:
4358         case MVT::v8i16:
4359         case MVT::v16i8:
4360         case MVT::v2f64:
4361         case MVT::v2i64:
4362           if (++NumVRsUsed <= NumVRs)
4363             continue;
4364           break;
4365         }
4366     }
4367
4368     /* Respect alignment of argument on the stack.  */
4369     unsigned Align =
4370       CalculateStackSlotAlignment(ArgVT, OrigVT, Flags, PtrByteSize);
4371     NumBytes = ((NumBytes + Align - 1) / Align) * Align;
4372
4373     NumBytes += CalculateStackSlotSize(ArgVT, Flags, PtrByteSize);
4374     if (Flags.isInConsecutiveRegsLast())
4375       NumBytes = ((NumBytes + PtrByteSize - 1)/PtrByteSize) * PtrByteSize;
4376   }
4377
4378   unsigned NumBytesActuallyUsed = NumBytes;
4379
4380   // The prolog code of the callee may store up to 8 GPR argument registers to
4381   // the stack, allowing va_start to index over them in memory if its varargs.
4382   // Because we cannot tell if this is needed on the caller side, we have to
4383   // conservatively assume that it is needed.  As such, make sure we have at
4384   // least enough stack space for the caller to store the 8 GPRs.
4385   // FIXME: On ELFv2, it may be unnecessary to allocate the parameter area.
4386   NumBytes = std::max(NumBytes, LinkageSize + 8 * PtrByteSize);
4387
4388   // Tail call needs the stack to be aligned.
4389   if (getTargetMachine().Options.GuaranteedTailCallOpt &&
4390       CallConv == CallingConv::Fast)
4391     NumBytes = EnsureStackAlignment(Subtarget.getFrameLowering(), NumBytes);
4392
4393   // Calculate by how many bytes the stack has to be adjusted in case of tail
4394   // call optimization.
4395   int SPDiff = CalculateTailCallSPDiff(DAG, isTailCall, NumBytes);
4396
4397   // To protect arguments on the stack from being clobbered in a tail call,
4398   // force all the loads to happen before doing any other lowering.
4399   if (isTailCall)
4400     Chain = DAG.getStackArgumentTokenFactor(Chain);
4401
4402   // Adjust the stack pointer for the new arguments...
4403   // These operations are automatically eliminated by the prolog/epilog pass
4404   Chain = DAG.getCALLSEQ_START(Chain, DAG.getIntPtrConstant(NumBytes, true),
4405                                dl);
4406   SDValue CallSeqStart = Chain;
4407
4408   // Load the return address and frame pointer so it can be move somewhere else
4409   // later.
4410   SDValue LROp, FPOp;
4411   Chain = EmitTailCallLoadFPAndRetAddr(DAG, SPDiff, Chain, LROp, FPOp, true,
4412                                        dl);
4413
4414   // Set up a copy of the stack pointer for use loading and storing any
4415   // arguments that may not fit in the registers available for argument
4416   // passing.
4417   SDValue StackPtr = DAG.getRegister(PPC::X1, MVT::i64);
4418
4419   // Figure out which arguments are going to go in registers, and which in
4420   // memory.  Also, if this is a vararg function, floating point operations
4421   // must be stored to our stack, and loaded into integer regs as well, if
4422   // any integer regs are available for argument passing.
4423   unsigned ArgOffset = LinkageSize;
4424
4425   SmallVector<std::pair<unsigned, SDValue>, 8> RegsToPass;
4426   SmallVector<TailCallArgumentInfo, 8> TailCallArguments;
4427
4428   SmallVector<SDValue, 8> MemOpChains;
4429   for (unsigned i = 0; i != NumOps; ++i) {
4430     SDValue Arg = OutVals[i];
4431     ISD::ArgFlagsTy Flags = Outs[i].Flags;
4432     EVT ArgVT = Outs[i].VT;
4433     EVT OrigVT = Outs[i].ArgVT;
4434
4435     // PtrOff will be used to store the current argument to the stack if a
4436     // register cannot be found for it.
4437     SDValue PtrOff;
4438
4439     // We re-align the argument offset for each argument, except when using the
4440     // fast calling convention, when we need to make sure we do that only when
4441     // we'll actually use a stack slot.
4442     auto ComputePtrOff = [&]() {
4443       /* Respect alignment of argument on the stack.  */
4444       unsigned Align =
4445         CalculateStackSlotAlignment(ArgVT, OrigVT, Flags, PtrByteSize);
4446       ArgOffset = ((ArgOffset + Align - 1) / Align) * Align;
4447
4448       PtrOff = DAG.getConstant(ArgOffset, StackPtr.getValueType());
4449
4450       PtrOff = DAG.getNode(ISD::ADD, dl, PtrVT, StackPtr, PtrOff);
4451     };
4452
4453     if (CallConv != CallingConv::Fast) {
4454       ComputePtrOff();
4455
4456       /* Compute GPR index associated with argument offset.  */
4457       GPR_idx = (ArgOffset - LinkageSize) / PtrByteSize;
4458       GPR_idx = std::min(GPR_idx, NumGPRs);
4459     }
4460
4461     // Promote integers to 64-bit values.
4462     if (Arg.getValueType() == MVT::i32 || Arg.getValueType() == MVT::i1) {
4463       // FIXME: Should this use ANY_EXTEND if neither sext nor zext?
4464       unsigned ExtOp = Flags.isSExt() ? ISD::SIGN_EXTEND : ISD::ZERO_EXTEND;
4465       Arg = DAG.getNode(ExtOp, dl, MVT::i64, Arg);
4466     }
4467
4468     // FIXME memcpy is used way more than necessary.  Correctness first.
4469     // Note: "by value" is code for passing a structure by value, not
4470     // basic types.
4471     if (Flags.isByVal()) {
4472       // Note: Size includes alignment padding, so
4473       //   struct x { short a; char b; }
4474       // will have Size = 4.  With #pragma pack(1), it will have Size = 3.
4475       // These are the proper values we need for right-justifying the
4476       // aggregate in a parameter register.
4477       unsigned Size = Flags.getByValSize();
4478
4479       // An empty aggregate parameter takes up no storage and no
4480       // registers.
4481       if (Size == 0)
4482         continue;
4483
4484       if (CallConv == CallingConv::Fast)
4485         ComputePtrOff();
4486
4487       // All aggregates smaller than 8 bytes must be passed right-justified.
4488       if (Size==1 || Size==2 || Size==4) {
4489         EVT VT = (Size==1) ? MVT::i8 : ((Size==2) ? MVT::i16 : MVT::i32);
4490         if (GPR_idx != NumGPRs) {
4491           SDValue Load = DAG.getExtLoad(ISD::EXTLOAD, dl, PtrVT, Chain, Arg,
4492                                         MachinePointerInfo(), VT,
4493                                         false, false, false, 0);
4494           MemOpChains.push_back(Load.getValue(1));
4495           RegsToPass.push_back(std::make_pair(GPR[GPR_idx++], Load));
4496
4497           ArgOffset += PtrByteSize;
4498           continue;
4499         }
4500       }
4501
4502       if (GPR_idx == NumGPRs && Size < 8) {
4503         SDValue AddPtr = PtrOff;
4504         if (!isLittleEndian) {
4505           SDValue Const = DAG.getConstant(PtrByteSize - Size,
4506                                           PtrOff.getValueType());
4507           AddPtr = DAG.getNode(ISD::ADD, dl, PtrVT, PtrOff, Const);
4508         }
4509         Chain = CallSeqStart = createMemcpyOutsideCallSeq(Arg, AddPtr,
4510                                                           CallSeqStart,
4511                                                           Flags, DAG, dl);
4512         ArgOffset += PtrByteSize;
4513         continue;
4514       }
4515       // Copy entire object into memory.  There are cases where gcc-generated
4516       // code assumes it is there, even if it could be put entirely into
4517       // registers.  (This is not what the doc says.)
4518
4519       // FIXME: The above statement is likely due to a misunderstanding of the
4520       // documents.  All arguments must be copied into the parameter area BY
4521       // THE CALLEE in the event that the callee takes the address of any
4522       // formal argument.  That has not yet been implemented.  However, it is
4523       // reasonable to use the stack area as a staging area for the register
4524       // load.
4525
4526       // Skip this for small aggregates, as we will use the same slot for a
4527       // right-justified copy, below.
4528       if (Size >= 8)
4529         Chain = CallSeqStart = createMemcpyOutsideCallSeq(Arg, PtrOff,
4530                                                           CallSeqStart,
4531                                                           Flags, DAG, dl);
4532
4533       // When a register is available, pass a small aggregate right-justified.
4534       if (Size < 8 && GPR_idx != NumGPRs) {
4535         // The easiest way to get this right-justified in a register
4536         // is to copy the structure into the rightmost portion of a
4537         // local variable slot, then load the whole slot into the
4538         // register.
4539         // FIXME: The memcpy seems to produce pretty awful code for
4540         // small aggregates, particularly for packed ones.
4541         // FIXME: It would be preferable to use the slot in the
4542         // parameter save area instead of a new local variable.
4543         SDValue AddPtr = PtrOff;
4544         if (!isLittleEndian) {
4545           SDValue Const = DAG.getConstant(8 - Size, PtrOff.getValueType());
4546           AddPtr = DAG.getNode(ISD::ADD, dl, PtrVT, PtrOff, Const);
4547         }
4548         Chain = CallSeqStart = createMemcpyOutsideCallSeq(Arg, AddPtr,
4549                                                           CallSeqStart,
4550                                                           Flags, DAG, dl);
4551
4552         // Load the slot into the register.
4553         SDValue Load = DAG.getLoad(PtrVT, dl, Chain, PtrOff,
4554                                    MachinePointerInfo(),
4555                                    false, false, false, 0);
4556         MemOpChains.push_back(Load.getValue(1));
4557         RegsToPass.push_back(std::make_pair(GPR[GPR_idx++], Load));
4558
4559         // Done with this argument.
4560         ArgOffset += PtrByteSize;
4561         continue;
4562       }
4563
4564       // For aggregates larger than PtrByteSize, copy the pieces of the
4565       // object that fit into registers from the parameter save area.
4566       for (unsigned j=0; j<Size; j+=PtrByteSize) {
4567         SDValue Const = DAG.getConstant(j, PtrOff.getValueType());
4568         SDValue AddArg = DAG.getNode(ISD::ADD, dl, PtrVT, Arg, Const);
4569         if (GPR_idx != NumGPRs) {
4570           SDValue Load = DAG.getLoad(PtrVT, dl, Chain, AddArg,
4571                                      MachinePointerInfo(),
4572                                      false, false, false, 0);
4573           MemOpChains.push_back(Load.getValue(1));
4574           RegsToPass.push_back(std::make_pair(GPR[GPR_idx++], Load));
4575           ArgOffset += PtrByteSize;
4576         } else {
4577           ArgOffset += ((Size - j + PtrByteSize-1)/PtrByteSize)*PtrByteSize;
4578           break;
4579         }
4580       }
4581       continue;
4582     }
4583
4584     switch (Arg.getSimpleValueType().SimpleTy) {
4585     default: llvm_unreachable("Unexpected ValueType for argument!");
4586     case MVT::i1:
4587     case MVT::i32:
4588     case MVT::i64:
4589       // These can be scalar arguments or elements of an integer array type
4590       // passed directly.  Clang may use those instead of "byval" aggregate
4591       // types to avoid forcing arguments to memory unnecessarily.
4592       if (GPR_idx != NumGPRs) {
4593         RegsToPass.push_back(std::make_pair(GPR[GPR_idx++], Arg));
4594       } else {
4595         if (CallConv == CallingConv::Fast)
4596           ComputePtrOff();
4597
4598         LowerMemOpCallTo(DAG, MF, Chain, Arg, PtrOff, SPDiff, ArgOffset,
4599                          true, isTailCall, false, MemOpChains,
4600                          TailCallArguments, dl);
4601         if (CallConv == CallingConv::Fast)
4602           ArgOffset += PtrByteSize;
4603       }
4604       if (CallConv != CallingConv::Fast)
4605         ArgOffset += PtrByteSize;
4606       break;
4607     case MVT::f32:
4608     case MVT::f64: {
4609       // These can be scalar arguments or elements of a float array type
4610       // passed directly.  The latter are used to implement ELFv2 homogenous
4611       // float aggregates.
4612
4613       // Named arguments go into FPRs first, and once they overflow, the
4614       // remaining arguments go into GPRs and then the parameter save area.
4615       // Unnamed arguments for vararg functions always go to GPRs and
4616       // then the parameter save area.  For now, put all arguments to vararg
4617       // routines always in both locations (FPR *and* GPR or stack slot).
4618       bool NeedGPROrStack = isVarArg || FPR_idx == NumFPRs;
4619       bool NeededLoad = false;
4620
4621       // First load the argument into the next available FPR.
4622       if (FPR_idx != NumFPRs)
4623         RegsToPass.push_back(std::make_pair(FPR[FPR_idx++], Arg));
4624
4625       // Next, load the argument into GPR or stack slot if needed.
4626       if (!NeedGPROrStack)
4627         ;
4628       else if (GPR_idx != NumGPRs && CallConv != CallingConv::Fast) {
4629         // FIXME: We may want to re-enable this for CallingConv::Fast on the P8
4630         // once we support fp <-> gpr moves.
4631
4632         // In the non-vararg case, this can only ever happen in the
4633         // presence of f32 array types, since otherwise we never run
4634         // out of FPRs before running out of GPRs.
4635         SDValue ArgVal;
4636
4637         // Double values are always passed in a single GPR.
4638         if (Arg.getValueType() != MVT::f32) {
4639           ArgVal = DAG.getNode(ISD::BITCAST, dl, MVT::i64, Arg);
4640
4641         // Non-array float values are extended and passed in a GPR.
4642         } else if (!Flags.isInConsecutiveRegs()) {
4643           ArgVal = DAG.getNode(ISD::BITCAST, dl, MVT::i32, Arg);
4644           ArgVal = DAG.getNode(ISD::ANY_EXTEND, dl, MVT::i64, ArgVal);
4645
4646         // If we have an array of floats, we collect every odd element
4647         // together with its predecessor into one GPR.
4648         } else if (ArgOffset % PtrByteSize != 0) {
4649           SDValue Lo, Hi;
4650           Lo = DAG.getNode(ISD::BITCAST, dl, MVT::i32, OutVals[i - 1]);
4651           Hi = DAG.getNode(ISD::BITCAST, dl, MVT::i32, Arg);
4652           if (!isLittleEndian)
4653             std::swap(Lo, Hi);
4654           ArgVal = DAG.getNode(ISD::BUILD_PAIR, dl, MVT::i64, Lo, Hi);
4655
4656         // The final element, if even, goes into the first half of a GPR.
4657         } else if (Flags.isInConsecutiveRegsLast()) {
4658           ArgVal = DAG.getNode(ISD::BITCAST, dl, MVT::i32, Arg);
4659           ArgVal = DAG.getNode(ISD::ANY_EXTEND, dl, MVT::i64, ArgVal);
4660           if (!isLittleEndian)
4661             ArgVal = DAG.getNode(ISD::SHL, dl, MVT::i64, ArgVal,
4662                                  DAG.getConstant(32, MVT::i32));
4663
4664         // Non-final even elements are skipped; they will be handled
4665         // together the with subsequent argument on the next go-around.
4666         } else
4667           ArgVal = SDValue();
4668
4669         if (ArgVal.getNode())
4670           RegsToPass.push_back(std::make_pair(GPR[GPR_idx++], ArgVal));
4671       } else {
4672         if (CallConv == CallingConv::Fast)
4673           ComputePtrOff();
4674
4675         // Single-precision floating-point values are mapped to the
4676         // second (rightmost) word of the stack doubleword.
4677         if (Arg.getValueType() == MVT::f32 &&
4678             !isLittleEndian && !Flags.isInConsecutiveRegs()) {
4679           SDValue ConstFour = DAG.getConstant(4, PtrOff.getValueType());
4680           PtrOff = DAG.getNode(ISD::ADD, dl, PtrVT, PtrOff, ConstFour);
4681         }
4682
4683         LowerMemOpCallTo(DAG, MF, Chain, Arg, PtrOff, SPDiff, ArgOffset,
4684                          true, isTailCall, false, MemOpChains,
4685                          TailCallArguments, dl);
4686
4687         NeededLoad = true;
4688       }
4689       // When passing an array of floats, the array occupies consecutive
4690       // space in the argument area; only round up to the next doubleword
4691       // at the end of the array.  Otherwise, each float takes 8 bytes.
4692       if (CallConv != CallingConv::Fast || NeededLoad) {
4693         ArgOffset += (Arg.getValueType() == MVT::f32 &&
4694                       Flags.isInConsecutiveRegs()) ? 4 : 8;
4695         if (Flags.isInConsecutiveRegsLast())
4696           ArgOffset = ((ArgOffset + PtrByteSize - 1)/PtrByteSize) * PtrByteSize;
4697       }
4698       break;
4699     }
4700     case MVT::v4f32:
4701     case MVT::v4i32:
4702     case MVT::v8i16:
4703     case MVT::v16i8:
4704     case MVT::v2f64:
4705     case MVT::v2i64:
4706       // These can be scalar arguments or elements of a vector array type
4707       // passed directly.  The latter are used to implement ELFv2 homogenous
4708       // vector aggregates.
4709
4710       // For a varargs call, named arguments go into VRs or on the stack as
4711       // usual; unnamed arguments always go to the stack or the corresponding
4712       // GPRs when within range.  For now, we always put the value in both
4713       // locations (or even all three).
4714       if (isVarArg) {
4715         // We could elide this store in the case where the object fits
4716         // entirely in R registers.  Maybe later.
4717         SDValue Store = DAG.getStore(Chain, dl, Arg, PtrOff,
4718                                      MachinePointerInfo(), false, false, 0);
4719         MemOpChains.push_back(Store);
4720         if (VR_idx != NumVRs) {
4721           SDValue Load = DAG.getLoad(MVT::v4f32, dl, Store, PtrOff,
4722                                      MachinePointerInfo(),
4723                                      false, false, false, 0);
4724           MemOpChains.push_back(Load.getValue(1));
4725
4726           unsigned VReg = (Arg.getSimpleValueType() == MVT::v2f64 ||
4727                            Arg.getSimpleValueType() == MVT::v2i64) ?
4728                           VSRH[VR_idx] : VR[VR_idx];
4729           ++VR_idx;
4730
4731           RegsToPass.push_back(std::make_pair(VReg, Load));
4732         }
4733         ArgOffset += 16;
4734         for (unsigned i=0; i<16; i+=PtrByteSize) {
4735           if (GPR_idx == NumGPRs)
4736             break;
4737           SDValue Ix = DAG.getNode(ISD::ADD, dl, PtrVT, PtrOff,
4738                                   DAG.getConstant(i, PtrVT));
4739           SDValue Load = DAG.getLoad(PtrVT, dl, Store, Ix, MachinePointerInfo(),
4740                                      false, false, false, 0);
4741           MemOpChains.push_back(Load.getValue(1));
4742           RegsToPass.push_back(std::make_pair(GPR[GPR_idx++], Load));
4743         }
4744         break;
4745       }
4746
4747       // Non-varargs Altivec params go into VRs or on the stack.
4748       if (VR_idx != NumVRs) {
4749         unsigned VReg = (Arg.getSimpleValueType() == MVT::v2f64 ||
4750                          Arg.getSimpleValueType() == MVT::v2i64) ?
4751                         VSRH[VR_idx] : VR[VR_idx];
4752         ++VR_idx;
4753
4754         RegsToPass.push_back(std::make_pair(VReg, Arg));
4755       } else {
4756         if (CallConv == CallingConv::Fast)
4757           ComputePtrOff();
4758
4759         LowerMemOpCallTo(DAG, MF, Chain, Arg, PtrOff, SPDiff, ArgOffset,
4760                          true, isTailCall, true, MemOpChains,
4761                          TailCallArguments, dl);
4762         if (CallConv == CallingConv::Fast)
4763           ArgOffset += 16;
4764       }
4765
4766       if (CallConv != CallingConv::Fast)
4767         ArgOffset += 16;
4768       break;
4769     }
4770   }
4771
4772   assert(NumBytesActuallyUsed == ArgOffset);
4773   (void)NumBytesActuallyUsed;
4774
4775   if (!MemOpChains.empty())
4776     Chain = DAG.getNode(ISD::TokenFactor, dl, MVT::Other, MemOpChains);
4777
4778   // Check if this is an indirect call (MTCTR/BCTRL).
4779   // See PrepareCall() for more information about calls through function
4780   // pointers in the 64-bit SVR4 ABI.
4781   if (!isTailCall && !IsPatchPoint &&
4782       !isFunctionGlobalAddress(Callee) &&
4783       !isa<ExternalSymbolSDNode>(Callee)) {
4784     // Load r2 into a virtual register and store it to the TOC save area.
4785     setUsesTOCBasePtr(DAG);
4786     SDValue Val = DAG.getCopyFromReg(Chain, dl, PPC::X2, MVT::i64);
4787     // TOC save area offset.
4788     unsigned TOCSaveOffset = Subtarget.getFrameLowering()->getTOCSaveOffset();
4789     SDValue PtrOff = DAG.getIntPtrConstant(TOCSaveOffset);
4790     SDValue AddPtr = DAG.getNode(ISD::ADD, dl, PtrVT, StackPtr, PtrOff);
4791     Chain = DAG.getStore(Val.getValue(1), dl, Val, AddPtr,
4792                          MachinePointerInfo::getStack(TOCSaveOffset),
4793                          false, false, 0);
4794     // In the ELFv2 ABI, R12 must contain the address of an indirect callee.
4795     // This does not mean the MTCTR instruction must use R12; it's easier
4796     // to model this as an extra parameter, so do that.
4797     if (isELFv2ABI && !IsPatchPoint)
4798       RegsToPass.push_back(std::make_pair((unsigned)PPC::X12, Callee));
4799   }
4800
4801   // Build a sequence of copy-to-reg nodes chained together with token chain
4802   // and flag operands which copy the outgoing args into the appropriate regs.
4803   SDValue InFlag;
4804   for (unsigned i = 0, e = RegsToPass.size(); i != e; ++i) {
4805     Chain = DAG.getCopyToReg(Chain, dl, RegsToPass[i].first,
4806                              RegsToPass[i].second, InFlag);
4807     InFlag = Chain.getValue(1);
4808   }
4809
4810   if (isTailCall)
4811     PrepareTailCall(DAG, InFlag, Chain, dl, true, SPDiff, NumBytes, LROp,
4812                     FPOp, true, TailCallArguments);
4813
4814   return FinishCall(CallConv, dl, isTailCall, isVarArg, IsPatchPoint, DAG,
4815                     RegsToPass, InFlag, Chain, CallSeqStart, Callee, SPDiff,
4816                     NumBytes, Ins, InVals, CS);
4817 }
4818
4819 SDValue
4820 PPCTargetLowering::LowerCall_Darwin(SDValue Chain, SDValue Callee,
4821                                     CallingConv::ID CallConv, bool isVarArg,
4822                                     bool isTailCall, bool IsPatchPoint,
4823                                     const SmallVectorImpl<ISD::OutputArg> &Outs,
4824                                     const SmallVectorImpl<SDValue> &OutVals,
4825                                     const SmallVectorImpl<ISD::InputArg> &Ins,
4826                                     SDLoc dl, SelectionDAG &DAG,
4827                                     SmallVectorImpl<SDValue> &InVals,
4828                                     ImmutableCallSite *CS) const {
4829
4830   unsigned NumOps = Outs.size();
4831
4832   EVT PtrVT = DAG.getTargetLoweringInfo().getPointerTy();
4833   bool isPPC64 = PtrVT == MVT::i64;
4834   unsigned PtrByteSize = isPPC64 ? 8 : 4;
4835
4836   MachineFunction &MF = DAG.getMachineFunction();
4837
4838   // Mark this function as potentially containing a function that contains a
4839   // tail call. As a consequence the frame pointer will be used for dynamicalloc
4840   // and restoring the callers stack pointer in this functions epilog. This is
4841   // done because by tail calling the called function might overwrite the value
4842   // in this function's (MF) stack pointer stack slot 0(SP).
4843   if (getTargetMachine().Options.GuaranteedTailCallOpt &&
4844       CallConv == CallingConv::Fast)
4845     MF.getInfo<PPCFunctionInfo>()->setHasFastCall();
4846
4847   // Count how many bytes are to be pushed on the stack, including the linkage
4848   // area, and parameter passing area.  We start with 24/48 bytes, which is
4849   // prereserved space for [SP][CR][LR][3 x unused].
4850   unsigned LinkageSize = Subtarget.getFrameLowering()->getLinkageSize();
4851   unsigned NumBytes = LinkageSize;
4852
4853   // Add up all the space actually used.
4854   // In 32-bit non-varargs calls, Altivec parameters all go at the end; usually
4855   // they all go in registers, but we must reserve stack space for them for
4856   // possible use by the caller.  In varargs or 64-bit calls, parameters are
4857   // assigned stack space in order, with padding so Altivec parameters are
4858   // 16-byte aligned.
4859   unsigned nAltivecParamsAtEnd = 0;
4860   for (unsigned i = 0; i != NumOps; ++i) {
4861     ISD::ArgFlagsTy Flags = Outs[i].Flags;
4862     EVT ArgVT = Outs[i].VT;
4863     // Varargs Altivec parameters are padded to a 16 byte boundary.
4864     if (ArgVT == MVT::v4f32 || ArgVT == MVT::v4i32 ||
4865         ArgVT == MVT::v8i16 || ArgVT == MVT::v16i8 ||
4866         ArgVT == MVT::v2f64 || ArgVT == MVT::v2i64) {
4867       if (!isVarArg && !isPPC64) {
4868         // Non-varargs Altivec parameters go after all the non-Altivec
4869         // parameters; handle those later so we know how much padding we need.
4870         nAltivecParamsAtEnd++;
4871         continue;
4872       }
4873       // Varargs and 64-bit Altivec parameters are padded to 16 byte boundary.
4874       NumBytes = ((NumBytes+15)/16)*16;
4875     }
4876     NumBytes += CalculateStackSlotSize(ArgVT, Flags, PtrByteSize);
4877   }
4878
4879   // Allow for Altivec parameters at the end, if needed.
4880   if (nAltivecParamsAtEnd) {
4881     NumBytes = ((NumBytes+15)/16)*16;
4882     NumBytes += 16*nAltivecParamsAtEnd;
4883   }
4884
4885   // The prolog code of the callee may store up to 8 GPR argument registers to
4886   // the stack, allowing va_start to index over them in memory if its varargs.
4887   // Because we cannot tell if this is needed on the caller side, we have to
4888   // conservatively assume that it is needed.  As such, make sure we have at
4889   // least enough stack space for the caller to store the 8 GPRs.
4890   NumBytes = std::max(NumBytes, LinkageSize + 8 * PtrByteSize);
4891
4892   // Tail call needs the stack to be aligned.
4893   if (getTargetMachine().Options.GuaranteedTailCallOpt &&
4894       CallConv == CallingConv::Fast)
4895     NumBytes = EnsureStackAlignment(Subtarget.getFrameLowering(), NumBytes);
4896
4897   // Calculate by how many bytes the stack has to be adjusted in case of tail
4898   // call optimization.
4899   int SPDiff = CalculateTailCallSPDiff(DAG, isTailCall, NumBytes);
4900
4901   // To protect arguments on the stack from being clobbered in a tail call,
4902   // force all the loads to happen before doing any other lowering.
4903   if (isTailCall)
4904     Chain = DAG.getStackArgumentTokenFactor(Chain);
4905
4906   // Adjust the stack pointer for the new arguments...
4907   // These operations are automatically eliminated by the prolog/epilog pass
4908   Chain = DAG.getCALLSEQ_START(Chain, DAG.getIntPtrConstant(NumBytes, true),
4909                                dl);
4910   SDValue CallSeqStart = Chain;
4911
4912   // Load the return address and frame pointer so it can be move somewhere else
4913   // later.
4914   SDValue LROp, FPOp;
4915   Chain = EmitTailCallLoadFPAndRetAddr(DAG, SPDiff, Chain, LROp, FPOp, true,
4916                                        dl);
4917
4918   // Set up a copy of the stack pointer for use loading and storing any
4919   // arguments that may not fit in the registers available for argument
4920   // passing.
4921   SDValue StackPtr;
4922   if (isPPC64)
4923     StackPtr = DAG.getRegister(PPC::X1, MVT::i64);
4924   else
4925     StackPtr = DAG.getRegister(PPC::R1, MVT::i32);
4926
4927   // Figure out which arguments are going to go in registers, and which in
4928   // memory.  Also, if this is a vararg function, floating point operations
4929   // must be stored to our stack, and loaded into integer regs as well, if
4930   // any integer regs are available for argument passing.
4931   unsigned ArgOffset = LinkageSize;
4932   unsigned GPR_idx = 0, FPR_idx = 0, VR_idx = 0;
4933
4934   static const MCPhysReg GPR_32[] = {           // 32-bit registers.
4935     PPC::R3, PPC::R4, PPC::R5, PPC::R6,
4936     PPC::R7, PPC::R8, PPC::R9, PPC::R10,
4937   };
4938   static const MCPhysReg GPR_64[] = {           // 64-bit registers.
4939     PPC::X3, PPC::X4, PPC::X5, PPC::X6,
4940     PPC::X7, PPC::X8, PPC::X9, PPC::X10,
4941   };
4942   static const MCPhysReg *FPR = GetFPR();
4943
4944   static const MCPhysReg VR[] = {
4945     PPC::V2, PPC::V3, PPC::V4, PPC::V5, PPC::V6, PPC::V7, PPC::V8,
4946     PPC::V9, PPC::V10, PPC::V11, PPC::V12, PPC::V13
4947   };
4948   const unsigned NumGPRs = array_lengthof(GPR_32);
4949   const unsigned NumFPRs = 13;
4950   const unsigned NumVRs  = array_lengthof(VR);
4951
4952   const MCPhysReg *GPR = isPPC64 ? GPR_64 : GPR_32;
4953
4954   SmallVector<std::pair<unsigned, SDValue>, 8> RegsToPass;
4955   SmallVector<TailCallArgumentInfo, 8> TailCallArguments;
4956
4957   SmallVector<SDValue, 8> MemOpChains;
4958   for (unsigned i = 0; i != NumOps; ++i) {
4959     SDValue Arg = OutVals[i];
4960     ISD::ArgFlagsTy Flags = Outs[i].Flags;
4961
4962     // PtrOff will be used to store the current argument to the stack if a
4963     // register cannot be found for it.
4964     SDValue PtrOff;
4965
4966     PtrOff = DAG.getConstant(ArgOffset, StackPtr.getValueType());
4967
4968     PtrOff = DAG.getNode(ISD::ADD, dl, PtrVT, StackPtr, PtrOff);
4969
4970     // On PPC64, promote integers to 64-bit values.
4971     if (isPPC64 && Arg.getValueType() == MVT::i32) {
4972       // FIXME: Should this use ANY_EXTEND if neither sext nor zext?
4973       unsigned ExtOp = Flags.isSExt() ? ISD::SIGN_EXTEND : ISD::ZERO_EXTEND;
4974       Arg = DAG.getNode(ExtOp, dl, MVT::i64, Arg);
4975     }
4976
4977     // FIXME memcpy is used way more than necessary.  Correctness first.
4978     // Note: "by value" is code for passing a structure by value, not
4979     // basic types.
4980     if (Flags.isByVal()) {
4981       unsigned Size = Flags.getByValSize();
4982       // Very small objects are passed right-justified.  Everything else is
4983       // passed left-justified.
4984       if (Size==1 || Size==2) {
4985         EVT VT = (Size==1) ? MVT::i8 : MVT::i16;
4986         if (GPR_idx != NumGPRs) {
4987           SDValue Load = DAG.getExtLoad(ISD::EXTLOAD, dl, PtrVT, Chain, Arg,
4988                                         MachinePointerInfo(), VT,
4989                                         false, false, false, 0);
4990           MemOpChains.push_back(Load.getValue(1));
4991           RegsToPass.push_back(std::make_pair(GPR[GPR_idx++], Load));
4992
4993           ArgOffset += PtrByteSize;
4994         } else {
4995           SDValue Const = DAG.getConstant(PtrByteSize - Size,
4996                                           PtrOff.getValueType());
4997           SDValue AddPtr = DAG.getNode(ISD::ADD, dl, PtrVT, PtrOff, Const);
4998           Chain = CallSeqStart = createMemcpyOutsideCallSeq(Arg, AddPtr,
4999                                                             CallSeqStart,
5000                                                             Flags, DAG, dl);
5001           ArgOffset += PtrByteSize;
5002         }
5003         continue;
5004       }
5005       // Copy entire object into memory.  There are cases where gcc-generated
5006       // code assumes it is there, even if it could be put entirely into
5007       // registers.  (This is not what the doc says.)
5008       Chain = CallSeqStart = createMemcpyOutsideCallSeq(Arg, PtrOff,
5009                                                         CallSeqStart,
5010                                                         Flags, DAG, dl);
5011
5012       // For small aggregates (Darwin only) and aggregates >= PtrByteSize,
5013       // copy the pieces of the object that fit into registers from the
5014       // parameter save area.
5015       for (unsigned j=0; j<Size; j+=PtrByteSize) {
5016         SDValue Const = DAG.getConstant(j, PtrOff.getValueType());
5017         SDValue AddArg = DAG.getNode(ISD::ADD, dl, PtrVT, Arg, Const);
5018         if (GPR_idx != NumGPRs) {
5019           SDValue Load = DAG.getLoad(PtrVT, dl, Chain, AddArg,
5020                                      MachinePointerInfo(),
5021                                      false, false, false, 0);
5022           MemOpChains.push_back(Load.getValue(1));
5023           RegsToPass.push_back(std::make_pair(GPR[GPR_idx++], Load));
5024           ArgOffset += PtrByteSize;
5025         } else {
5026           ArgOffset += ((Size - j + PtrByteSize-1)/PtrByteSize)*PtrByteSize;
5027           break;
5028         }
5029       }
5030       continue;
5031     }
5032
5033     switch (Arg.getSimpleValueType().SimpleTy) {
5034     default: llvm_unreachable("Unexpected ValueType for argument!");
5035     case MVT::i1:
5036     case MVT::i32:
5037     case MVT::i64:
5038       if (GPR_idx != NumGPRs) {
5039         if (Arg.getValueType() == MVT::i1)
5040           Arg = DAG.getNode(ISD::ZERO_EXTEND, dl, PtrVT, Arg);
5041
5042         RegsToPass.push_back(std::make_pair(GPR[GPR_idx++], Arg));
5043       } else {
5044         LowerMemOpCallTo(DAG, MF, Chain, Arg, PtrOff, SPDiff, ArgOffset,
5045                          isPPC64, isTailCall, false, MemOpChains,
5046                          TailCallArguments, dl);
5047       }
5048       ArgOffset += PtrByteSize;
5049       break;
5050     case MVT::f32:
5051     case MVT::f64:
5052       if (FPR_idx != NumFPRs) {
5053         RegsToPass.push_back(std::make_pair(FPR[FPR_idx++], Arg));
5054
5055         if (isVarArg) {
5056           SDValue Store = DAG.getStore(Chain, dl, Arg, PtrOff,
5057                                        MachinePointerInfo(), false, false, 0);
5058           MemOpChains.push_back(Store);
5059
5060           // Float varargs are always shadowed in available integer registers
5061           if (GPR_idx != NumGPRs) {
5062             SDValue Load = DAG.getLoad(PtrVT, dl, Store, PtrOff,
5063                                        MachinePointerInfo(), false, false,
5064                                        false, 0);
5065             MemOpChains.push_back(Load.getValue(1));
5066             RegsToPass.push_back(std::make_pair(GPR[GPR_idx++], Load));
5067           }
5068           if (GPR_idx != NumGPRs && Arg.getValueType() == MVT::f64 && !isPPC64){
5069             SDValue ConstFour = DAG.getConstant(4, PtrOff.getValueType());
5070             PtrOff = DAG.getNode(ISD::ADD, dl, PtrVT, PtrOff, ConstFour);
5071             SDValue Load = DAG.getLoad(PtrVT, dl, Store, PtrOff,
5072                                        MachinePointerInfo(),
5073                                        false, false, false, 0);
5074             MemOpChains.push_back(Load.getValue(1));
5075             RegsToPass.push_back(std::make_pair(GPR[GPR_idx++], Load));
5076           }
5077         } else {
5078           // If we have any FPRs remaining, we may also have GPRs remaining.
5079           // Args passed in FPRs consume either 1 (f32) or 2 (f64) available
5080           // GPRs.
5081           if (GPR_idx != NumGPRs)
5082             ++GPR_idx;
5083           if (GPR_idx != NumGPRs && Arg.getValueType() == MVT::f64 &&
5084               !isPPC64)  // PPC64 has 64-bit GPR's obviously :)
5085             ++GPR_idx;
5086         }
5087       } else
5088         LowerMemOpCallTo(DAG, MF, Chain, Arg, PtrOff, SPDiff, ArgOffset,
5089                          isPPC64, isTailCall, false, MemOpChains,
5090                          TailCallArguments, dl);
5091       if (isPPC64)
5092         ArgOffset += 8;
5093       else
5094         ArgOffset += Arg.getValueType() == MVT::f32 ? 4 : 8;
5095       break;
5096     case MVT::v4f32:
5097     case MVT::v4i32:
5098     case MVT::v8i16:
5099     case MVT::v16i8:
5100       if (isVarArg) {
5101         // These go aligned on the stack, or in the corresponding R registers
5102         // when within range.  The Darwin PPC ABI doc claims they also go in
5103         // V registers; in fact gcc does this only for arguments that are
5104         // prototyped, not for those that match the ...  We do it for all
5105         // arguments, seems to work.
5106         while (ArgOffset % 16 !=0) {
5107           ArgOffset += PtrByteSize;
5108           if (GPR_idx != NumGPRs)
5109             GPR_idx++;
5110         }
5111         // We could elide this store in the case where the object fits
5112         // entirely in R registers.  Maybe later.
5113         PtrOff = DAG.getNode(ISD::ADD, dl, PtrVT, StackPtr,
5114                             DAG.getConstant(ArgOffset, PtrVT));
5115         SDValue Store = DAG.getStore(Chain, dl, Arg, PtrOff,
5116                                      MachinePointerInfo(), false, false, 0);
5117         MemOpChains.push_back(Store);
5118         if (VR_idx != NumVRs) {
5119           SDValue Load = DAG.getLoad(MVT::v4f32, dl, Store, PtrOff,
5120                                      MachinePointerInfo(),
5121                                      false, false, false, 0);
5122           MemOpChains.push_back(Load.getValue(1));
5123           RegsToPass.push_back(std::make_pair(VR[VR_idx++], Load));
5124         }
5125         ArgOffset += 16;
5126         for (unsigned i=0; i<16; i+=PtrByteSize) {
5127           if (GPR_idx == NumGPRs)
5128             break;
5129           SDValue Ix = DAG.getNode(ISD::ADD, dl, PtrVT, PtrOff,
5130                                   DAG.getConstant(i, PtrVT));
5131           SDValue Load = DAG.getLoad(PtrVT, dl, Store, Ix, MachinePointerInfo(),
5132                                      false, false, false, 0);
5133           MemOpChains.push_back(Load.getValue(1));
5134           RegsToPass.push_back(std::make_pair(GPR[GPR_idx++], Load));
5135         }
5136         break;
5137       }
5138
5139       // Non-varargs Altivec params generally go in registers, but have
5140       // stack space allocated at the end.
5141       if (VR_idx != NumVRs) {
5142         // Doesn't have GPR space allocated.
5143         RegsToPass.push_back(std::make_pair(VR[VR_idx++], Arg));
5144       } else if (nAltivecParamsAtEnd==0) {
5145         // We are emitting Altivec params in order.
5146         LowerMemOpCallTo(DAG, MF, Chain, Arg, PtrOff, SPDiff, ArgOffset,
5147                          isPPC64, isTailCall, true, MemOpChains,
5148                          TailCallArguments, dl);
5149         ArgOffset += 16;
5150       }
5151       break;
5152     }
5153   }
5154   // If all Altivec parameters fit in registers, as they usually do,
5155   // they get stack space following the non-Altivec parameters.  We
5156   // don't track this here because nobody below needs it.
5157   // If there are more Altivec parameters than fit in registers emit
5158   // the stores here.
5159   if (!isVarArg && nAltivecParamsAtEnd > NumVRs) {
5160     unsigned j = 0;
5161     // Offset is aligned; skip 1st 12 params which go in V registers.
5162     ArgOffset = ((ArgOffset+15)/16)*16;
5163     ArgOffset += 12*16;
5164     for (unsigned i = 0; i != NumOps; ++i) {
5165       SDValue Arg = OutVals[i];
5166       EVT ArgType = Outs[i].VT;
5167       if (ArgType==MVT::v4f32 || ArgType==MVT::v4i32 ||
5168           ArgType==MVT::v8i16 || ArgType==MVT::v16i8) {
5169         if (++j > NumVRs) {
5170           SDValue PtrOff;
5171           // We are emitting Altivec params in order.
5172           LowerMemOpCallTo(DAG, MF, Chain, Arg, PtrOff, SPDiff, ArgOffset,
5173                            isPPC64, isTailCall, true, MemOpChains,
5174                            TailCallArguments, dl);
5175           ArgOffset += 16;
5176         }
5177       }
5178     }
5179   }
5180
5181   if (!MemOpChains.empty())
5182     Chain = DAG.getNode(ISD::TokenFactor, dl, MVT::Other, MemOpChains);
5183
5184   // On Darwin, R12 must contain the address of an indirect callee.  This does
5185   // not mean the MTCTR instruction must use R12; it's easier to model this as
5186   // an extra parameter, so do that.
5187   if (!isTailCall &&
5188       !isFunctionGlobalAddress(Callee) &&
5189       !isa<ExternalSymbolSDNode>(Callee) &&
5190       !isBLACompatibleAddress(Callee, DAG))
5191     RegsToPass.push_back(std::make_pair((unsigned)(isPPC64 ? PPC::X12 :
5192                                                    PPC::R12), Callee));
5193
5194   // Build a sequence of copy-to-reg nodes chained together with token chain
5195   // and flag operands which copy the outgoing args into the appropriate regs.
5196   SDValue InFlag;
5197   for (unsigned i = 0, e = RegsToPass.size(); i != e; ++i) {
5198     Chain = DAG.getCopyToReg(Chain, dl, RegsToPass[i].first,
5199                              RegsToPass[i].second, InFlag);
5200     InFlag = Chain.getValue(1);
5201   }
5202
5203   if (isTailCall)
5204     PrepareTailCall(DAG, InFlag, Chain, dl, isPPC64, SPDiff, NumBytes, LROp,
5205                     FPOp, true, TailCallArguments);
5206
5207   return FinishCall(CallConv, dl, isTailCall, isVarArg, IsPatchPoint, DAG,
5208                     RegsToPass, InFlag, Chain, CallSeqStart, Callee, SPDiff,
5209                     NumBytes, Ins, InVals, CS);
5210 }
5211
5212 bool
5213 PPCTargetLowering::CanLowerReturn(CallingConv::ID CallConv,
5214                                   MachineFunction &MF, bool isVarArg,
5215                                   const SmallVectorImpl<ISD::OutputArg> &Outs,
5216                                   LLVMContext &Context) const {
5217   SmallVector<CCValAssign, 16> RVLocs;
5218   CCState CCInfo(CallConv, isVarArg, MF, RVLocs, Context);
5219   return CCInfo.CheckReturn(Outs, RetCC_PPC);
5220 }
5221
5222 SDValue
5223 PPCTargetLowering::LowerReturn(SDValue Chain,
5224                                CallingConv::ID CallConv, bool isVarArg,
5225                                const SmallVectorImpl<ISD::OutputArg> &Outs,
5226                                const SmallVectorImpl<SDValue> &OutVals,
5227                                SDLoc dl, SelectionDAG &DAG) const {
5228
5229   SmallVector<CCValAssign, 16> RVLocs;
5230   CCState CCInfo(CallConv, isVarArg, DAG.getMachineFunction(), RVLocs,
5231                  *DAG.getContext());
5232   CCInfo.AnalyzeReturn(Outs, RetCC_PPC);
5233
5234   SDValue Flag;
5235   SmallVector<SDValue, 4> RetOps(1, Chain);
5236
5237   // Copy the result values into the output registers.
5238   for (unsigned i = 0; i != RVLocs.size(); ++i) {
5239     CCValAssign &VA = RVLocs[i];
5240     assert(VA.isRegLoc() && "Can only return in registers!");
5241
5242     SDValue Arg = OutVals[i];
5243
5244     switch (VA.getLocInfo()) {
5245     default: llvm_unreachable("Unknown loc info!");
5246     case CCValAssign::Full: break;
5247     case CCValAssign::AExt:
5248       Arg = DAG.getNode(ISD::ANY_EXTEND, dl, VA.getLocVT(), Arg);
5249       break;
5250     case CCValAssign::ZExt:
5251       Arg = DAG.getNode(ISD::ZERO_EXTEND, dl, VA.getLocVT(), Arg);
5252       break;
5253     case CCValAssign::SExt:
5254       Arg = DAG.getNode(ISD::SIGN_EXTEND, dl, VA.getLocVT(), Arg);
5255       break;
5256     }
5257
5258     Chain = DAG.getCopyToReg(Chain, dl, VA.getLocReg(), Arg, Flag);
5259     Flag = Chain.getValue(1);
5260     RetOps.push_back(DAG.getRegister(VA.getLocReg(), VA.getLocVT()));
5261   }
5262
5263   RetOps[0] = Chain;  // Update chain.
5264
5265   // Add the flag if we have it.
5266   if (Flag.getNode())
5267     RetOps.push_back(Flag);
5268
5269   return DAG.getNode(PPCISD::RET_FLAG, dl, MVT::Other, RetOps);
5270 }
5271
5272 SDValue PPCTargetLowering::LowerSTACKRESTORE(SDValue Op, SelectionDAG &DAG,
5273                                    const PPCSubtarget &Subtarget) const {
5274   // When we pop the dynamic allocation we need to restore the SP link.
5275   SDLoc dl(Op);
5276
5277   // Get the corect type for pointers.
5278   EVT PtrVT = DAG.getTargetLoweringInfo().getPointerTy();
5279
5280   // Construct the stack pointer operand.
5281   bool isPPC64 = Subtarget.isPPC64();
5282   unsigned SP = isPPC64 ? PPC::X1 : PPC::R1;
5283   SDValue StackPtr = DAG.getRegister(SP, PtrVT);
5284
5285   // Get the operands for the STACKRESTORE.
5286   SDValue Chain = Op.getOperand(0);
5287   SDValue SaveSP = Op.getOperand(1);
5288
5289   // Load the old link SP.
5290   SDValue LoadLinkSP = DAG.getLoad(PtrVT, dl, Chain, StackPtr,
5291                                    MachinePointerInfo(),
5292                                    false, false, false, 0);
5293
5294   // Restore the stack pointer.
5295   Chain = DAG.getCopyToReg(LoadLinkSP.getValue(1), dl, SP, SaveSP);
5296
5297   // Store the old link SP.
5298   return DAG.getStore(Chain, dl, LoadLinkSP, StackPtr, MachinePointerInfo(),
5299                       false, false, 0);
5300 }
5301
5302
5303
5304 SDValue
5305 PPCTargetLowering::getReturnAddrFrameIndex(SelectionDAG & DAG) const {
5306   MachineFunction &MF = DAG.getMachineFunction();
5307   bool isPPC64 = Subtarget.isPPC64();
5308   EVT PtrVT = DAG.getTargetLoweringInfo().getPointerTy();
5309
5310   // Get current frame pointer save index.  The users of this index will be
5311   // primarily DYNALLOC instructions.
5312   PPCFunctionInfo *FI = MF.getInfo<PPCFunctionInfo>();
5313   int RASI = FI->getReturnAddrSaveIndex();
5314
5315   // If the frame pointer save index hasn't been defined yet.
5316   if (!RASI) {
5317     // Find out what the fix offset of the frame pointer save area.
5318     int LROffset = Subtarget.getFrameLowering()->getReturnSaveOffset();
5319     // Allocate the frame index for frame pointer save area.
5320     RASI = MF.getFrameInfo()->CreateFixedObject(isPPC64? 8 : 4, LROffset, false);
5321     // Save the result.
5322     FI->setReturnAddrSaveIndex(RASI);
5323   }
5324   return DAG.getFrameIndex(RASI, PtrVT);
5325 }
5326
5327 SDValue
5328 PPCTargetLowering::getFramePointerFrameIndex(SelectionDAG & DAG) const {
5329   MachineFunction &MF = DAG.getMachineFunction();
5330   bool isPPC64 = Subtarget.isPPC64();
5331   EVT PtrVT = DAG.getTargetLoweringInfo().getPointerTy();
5332
5333   // Get current frame pointer save index.  The users of this index will be
5334   // primarily DYNALLOC instructions.
5335   PPCFunctionInfo *FI = MF.getInfo<PPCFunctionInfo>();
5336   int FPSI = FI->getFramePointerSaveIndex();
5337
5338   // If the frame pointer save index hasn't been defined yet.
5339   if (!FPSI) {
5340     // Find out what the fix offset of the frame pointer save area.
5341     int FPOffset = Subtarget.getFrameLowering()->getFramePointerSaveOffset();
5342     // Allocate the frame index for frame pointer save area.
5343     FPSI = MF.getFrameInfo()->CreateFixedObject(isPPC64? 8 : 4, FPOffset, true);
5344     // Save the result.
5345     FI->setFramePointerSaveIndex(FPSI);
5346   }
5347   return DAG.getFrameIndex(FPSI, PtrVT);
5348 }
5349
5350 SDValue PPCTargetLowering::LowerDYNAMIC_STACKALLOC(SDValue Op,
5351                                          SelectionDAG &DAG,
5352                                          const PPCSubtarget &Subtarget) const {
5353   // Get the inputs.
5354   SDValue Chain = Op.getOperand(0);
5355   SDValue Size  = Op.getOperand(1);
5356   SDLoc dl(Op);
5357
5358   // Get the corect type for pointers.
5359   EVT PtrVT = DAG.getTargetLoweringInfo().getPointerTy();
5360   // Negate the size.
5361   SDValue NegSize = DAG.getNode(ISD::SUB, dl, PtrVT,
5362                                   DAG.getConstant(0, PtrVT), Size);
5363   // Construct a node for the frame pointer save index.
5364   SDValue FPSIdx = getFramePointerFrameIndex(DAG);
5365   // Build a DYNALLOC node.
5366   SDValue Ops[3] = { Chain, NegSize, FPSIdx };
5367   SDVTList VTs = DAG.getVTList(PtrVT, MVT::Other);
5368   return DAG.getNode(PPCISD::DYNALLOC, dl, VTs, Ops);
5369 }
5370
5371 SDValue PPCTargetLowering::lowerEH_SJLJ_SETJMP(SDValue Op,
5372                                                SelectionDAG &DAG) const {
5373   SDLoc DL(Op);
5374   return DAG.getNode(PPCISD::EH_SJLJ_SETJMP, DL,
5375                      DAG.getVTList(MVT::i32, MVT::Other),
5376                      Op.getOperand(0), Op.getOperand(1));
5377 }
5378
5379 SDValue PPCTargetLowering::lowerEH_SJLJ_LONGJMP(SDValue Op,
5380                                                 SelectionDAG &DAG) const {
5381   SDLoc DL(Op);
5382   return DAG.getNode(PPCISD::EH_SJLJ_LONGJMP, DL, MVT::Other,
5383                      Op.getOperand(0), Op.getOperand(1));
5384 }
5385
5386 SDValue PPCTargetLowering::LowerLOAD(SDValue Op, SelectionDAG &DAG) const {
5387   assert(Op.getValueType() == MVT::i1 &&
5388          "Custom lowering only for i1 loads");
5389
5390   // First, load 8 bits into 32 bits, then truncate to 1 bit.
5391
5392   SDLoc dl(Op);
5393   LoadSDNode *LD = cast<LoadSDNode>(Op);
5394
5395   SDValue Chain = LD->getChain();
5396   SDValue BasePtr = LD->getBasePtr();
5397   MachineMemOperand *MMO = LD->getMemOperand();
5398
5399   SDValue NewLD = DAG.getExtLoad(ISD::EXTLOAD, dl, getPointerTy(), Chain,
5400                                  BasePtr, MVT::i8, MMO);
5401   SDValue Result = DAG.getNode(ISD::TRUNCATE, dl, MVT::i1, NewLD);
5402
5403   SDValue Ops[] = { Result, SDValue(NewLD.getNode(), 1) };
5404   return DAG.getMergeValues(Ops, dl);
5405 }
5406
5407 SDValue PPCTargetLowering::LowerSTORE(SDValue Op, SelectionDAG &DAG) const {
5408   assert(Op.getOperand(1).getValueType() == MVT::i1 &&
5409          "Custom lowering only for i1 stores");
5410
5411   // First, zero extend to 32 bits, then use a truncating store to 8 bits.
5412
5413   SDLoc dl(Op);
5414   StoreSDNode *ST = cast<StoreSDNode>(Op);
5415
5416   SDValue Chain = ST->getChain();
5417   SDValue BasePtr = ST->getBasePtr();
5418   SDValue Value = ST->getValue();
5419   MachineMemOperand *MMO = ST->getMemOperand();
5420
5421   Value = DAG.getNode(ISD::ZERO_EXTEND, dl, getPointerTy(), Value);
5422   return DAG.getTruncStore(Chain, dl, Value, BasePtr, MVT::i8, MMO);
5423 }
5424
5425 // FIXME: Remove this once the ANDI glue bug is fixed:
5426 SDValue PPCTargetLowering::LowerTRUNCATE(SDValue Op, SelectionDAG &DAG) const {
5427   assert(Op.getValueType() == MVT::i1 &&
5428          "Custom lowering only for i1 results");
5429
5430   SDLoc DL(Op);
5431   return DAG.getNode(PPCISD::ANDIo_1_GT_BIT, DL, MVT::i1,
5432                      Op.getOperand(0));
5433 }
5434
5435 /// LowerSELECT_CC - Lower floating point select_cc's into fsel instruction when
5436 /// possible.
5437 SDValue PPCTargetLowering::LowerSELECT_CC(SDValue Op, SelectionDAG &DAG) const {
5438   // Not FP? Not a fsel.
5439   if (!Op.getOperand(0).getValueType().isFloatingPoint() ||
5440       !Op.getOperand(2).getValueType().isFloatingPoint())
5441     return Op;
5442
5443   // We might be able to do better than this under some circumstances, but in
5444   // general, fsel-based lowering of select is a finite-math-only optimization.
5445   // For more information, see section F.3 of the 2.06 ISA specification.
5446   if (!DAG.getTarget().Options.NoInfsFPMath ||
5447       !DAG.getTarget().Options.NoNaNsFPMath)
5448     return Op;
5449
5450   ISD::CondCode CC = cast<CondCodeSDNode>(Op.getOperand(4))->get();
5451
5452   EVT ResVT = Op.getValueType();
5453   EVT CmpVT = Op.getOperand(0).getValueType();
5454   SDValue LHS = Op.getOperand(0), RHS = Op.getOperand(1);
5455   SDValue TV  = Op.getOperand(2), FV  = Op.getOperand(3);
5456   SDLoc dl(Op);
5457
5458   // If the RHS of the comparison is a 0.0, we don't need to do the
5459   // subtraction at all.
5460   SDValue Sel1;
5461   if (isFloatingPointZero(RHS))
5462     switch (CC) {
5463     default: break;       // SETUO etc aren't handled by fsel.
5464     case ISD::SETNE:
5465       std::swap(TV, FV);
5466     case ISD::SETEQ:
5467       if (LHS.getValueType() == MVT::f32)   // Comparison is always 64-bits
5468         LHS = DAG.getNode(ISD::FP_EXTEND, dl, MVT::f64, LHS);
5469       Sel1 = DAG.getNode(PPCISD::FSEL, dl, ResVT, LHS, TV, FV);
5470       if (Sel1.getValueType() == MVT::f32)   // Comparison is always 64-bits
5471         Sel1 = DAG.getNode(ISD::FP_EXTEND, dl, MVT::f64, Sel1);
5472       return DAG.getNode(PPCISD::FSEL, dl, ResVT,
5473                          DAG.getNode(ISD::FNEG, dl, MVT::f64, LHS), Sel1, FV);
5474     case ISD::SETULT:
5475     case ISD::SETLT:
5476       std::swap(TV, FV);  // fsel is natively setge, swap operands for setlt
5477     case ISD::SETOGE:
5478     case ISD::SETGE:
5479       if (LHS.getValueType() == MVT::f32)   // Comparison is always 64-bits
5480         LHS = DAG.getNode(ISD::FP_EXTEND, dl, MVT::f64, LHS);
5481       return DAG.getNode(PPCISD::FSEL, dl, ResVT, LHS, TV, FV);
5482     case ISD::SETUGT:
5483     case ISD::SETGT:
5484       std::swap(TV, FV);  // fsel is natively setge, swap operands for setlt
5485     case ISD::SETOLE:
5486     case ISD::SETLE:
5487       if (LHS.getValueType() == MVT::f32)   // Comparison is always 64-bits
5488         LHS = DAG.getNode(ISD::FP_EXTEND, dl, MVT::f64, LHS);
5489       return DAG.getNode(PPCISD::FSEL, dl, ResVT,
5490                          DAG.getNode(ISD::FNEG, dl, MVT::f64, LHS), TV, FV);
5491     }
5492
5493   SDValue Cmp;
5494   switch (CC) {
5495   default: break;       // SETUO etc aren't handled by fsel.
5496   case ISD::SETNE:
5497     std::swap(TV, FV);
5498   case ISD::SETEQ:
5499     Cmp = DAG.getNode(ISD::FSUB, dl, CmpVT, LHS, RHS);
5500     if (Cmp.getValueType() == MVT::f32)   // Comparison is always 64-bits
5501       Cmp = DAG.getNode(ISD::FP_EXTEND, dl, MVT::f64, Cmp);
5502     Sel1 = DAG.getNode(PPCISD::FSEL, dl, ResVT, Cmp, TV, FV);
5503     if (Sel1.getValueType() == MVT::f32)   // Comparison is always 64-bits
5504       Sel1 = DAG.getNode(ISD::FP_EXTEND, dl, MVT::f64, Sel1);
5505     return DAG.getNode(PPCISD::FSEL, dl, ResVT,
5506                        DAG.getNode(ISD::FNEG, dl, MVT::f64, Cmp), Sel1, FV);
5507   case ISD::SETULT:
5508   case ISD::SETLT:
5509     Cmp = DAG.getNode(ISD::FSUB, dl, CmpVT, LHS, RHS);
5510     if (Cmp.getValueType() == MVT::f32)   // Comparison is always 64-bits
5511       Cmp = DAG.getNode(ISD::FP_EXTEND, dl, MVT::f64, Cmp);
5512     return DAG.getNode(PPCISD::FSEL, dl, ResVT, Cmp, FV, TV);
5513   case ISD::SETOGE:
5514   case ISD::SETGE:
5515     Cmp = DAG.getNode(ISD::FSUB, dl, CmpVT, LHS, RHS);
5516     if (Cmp.getValueType() == MVT::f32)   // Comparison is always 64-bits
5517       Cmp = DAG.getNode(ISD::FP_EXTEND, dl, MVT::f64, Cmp);
5518     return DAG.getNode(PPCISD::FSEL, dl, ResVT, Cmp, TV, FV);
5519   case ISD::SETUGT:
5520   case ISD::SETGT:
5521     Cmp = DAG.getNode(ISD::FSUB, dl, CmpVT, RHS, LHS);
5522     if (Cmp.getValueType() == MVT::f32)   // Comparison is always 64-bits
5523       Cmp = DAG.getNode(ISD::FP_EXTEND, dl, MVT::f64, Cmp);
5524     return DAG.getNode(PPCISD::FSEL, dl, ResVT, Cmp, FV, TV);
5525   case ISD::SETOLE:
5526   case ISD::SETLE:
5527     Cmp = DAG.getNode(ISD::FSUB, dl, CmpVT, RHS, LHS);
5528     if (Cmp.getValueType() == MVT::f32)   // Comparison is always 64-bits
5529       Cmp = DAG.getNode(ISD::FP_EXTEND, dl, MVT::f64, Cmp);
5530     return DAG.getNode(PPCISD::FSEL, dl, ResVT, Cmp, TV, FV);
5531   }
5532   return Op;
5533 }
5534
5535 void PPCTargetLowering::LowerFP_TO_INTForReuse(SDValue Op, ReuseLoadInfo &RLI,
5536                                                SelectionDAG &DAG,
5537                                                SDLoc dl) const {
5538   assert(Op.getOperand(0).getValueType().isFloatingPoint());
5539   SDValue Src = Op.getOperand(0);
5540   if (Src.getValueType() == MVT::f32)
5541     Src = DAG.getNode(ISD::FP_EXTEND, dl, MVT::f64, Src);
5542
5543   SDValue Tmp;
5544   switch (Op.getSimpleValueType().SimpleTy) {
5545   default: llvm_unreachable("Unhandled FP_TO_INT type in custom expander!");
5546   case MVT::i32:
5547     Tmp = DAG.getNode(
5548         Op.getOpcode() == ISD::FP_TO_SINT
5549             ? PPCISD::FCTIWZ
5550             : (Subtarget.hasFPCVT() ? PPCISD::FCTIWUZ : PPCISD::FCTIDZ),
5551         dl, MVT::f64, Src);
5552     break;
5553   case MVT::i64:
5554     assert((Op.getOpcode() == ISD::FP_TO_SINT || Subtarget.hasFPCVT()) &&
5555            "i64 FP_TO_UINT is supported only with FPCVT");
5556     Tmp = DAG.getNode(Op.getOpcode()==ISD::FP_TO_SINT ? PPCISD::FCTIDZ :
5557                                                         PPCISD::FCTIDUZ,
5558                       dl, MVT::f64, Src);
5559     break;
5560   }
5561
5562   // Convert the FP value to an int value through memory.
5563   bool i32Stack = Op.getValueType() == MVT::i32 && Subtarget.hasSTFIWX() &&
5564     (Op.getOpcode() == ISD::FP_TO_SINT || Subtarget.hasFPCVT());
5565   SDValue FIPtr = DAG.CreateStackTemporary(i32Stack ? MVT::i32 : MVT::f64);
5566   int FI = cast<FrameIndexSDNode>(FIPtr)->getIndex();
5567   MachinePointerInfo MPI = MachinePointerInfo::getFixedStack(FI);
5568
5569   // Emit a store to the stack slot.
5570   SDValue Chain;
5571   if (i32Stack) {
5572     MachineFunction &MF = DAG.getMachineFunction();
5573     MachineMemOperand *MMO =
5574       MF.getMachineMemOperand(MPI, MachineMemOperand::MOStore, 4, 4);
5575     SDValue Ops[] = { DAG.getEntryNode(), Tmp, FIPtr };
5576     Chain = DAG.getMemIntrinsicNode(PPCISD::STFIWX, dl,
5577               DAG.getVTList(MVT::Other), Ops, MVT::i32, MMO);
5578   } else
5579     Chain = DAG.getStore(DAG.getEntryNode(), dl, Tmp, FIPtr,
5580                          MPI, false, false, 0);
5581
5582   // Result is a load from the stack slot.  If loading 4 bytes, make sure to
5583   // add in a bias.
5584   if (Op.getValueType() == MVT::i32 && !i32Stack) {
5585     FIPtr = DAG.getNode(ISD::ADD, dl, FIPtr.getValueType(), FIPtr,
5586                         DAG.getConstant(4, FIPtr.getValueType()));
5587     MPI = MPI.getWithOffset(4);
5588   }
5589
5590   RLI.Chain = Chain;
5591   RLI.Ptr = FIPtr;
5592   RLI.MPI = MPI;
5593 }
5594
5595 SDValue PPCTargetLowering::LowerFP_TO_INT(SDValue Op, SelectionDAG &DAG,
5596                                           SDLoc dl) const {
5597   ReuseLoadInfo RLI;
5598   LowerFP_TO_INTForReuse(Op, RLI, DAG, dl);
5599
5600   return DAG.getLoad(Op.getValueType(), dl, RLI.Chain, RLI.Ptr, RLI.MPI, false,
5601                      false, RLI.IsInvariant, RLI.Alignment, RLI.AAInfo,
5602                      RLI.Ranges);
5603 }
5604
5605 // We're trying to insert a regular store, S, and then a load, L. If the
5606 // incoming value, O, is a load, we might just be able to have our load use the
5607 // address used by O. However, we don't know if anything else will store to
5608 // that address before we can load from it. To prevent this situation, we need
5609 // to insert our load, L, into the chain as a peer of O. To do this, we give L
5610 // the same chain operand as O, we create a token factor from the chain results
5611 // of O and L, and we replace all uses of O's chain result with that token
5612 // factor (see spliceIntoChain below for this last part).
5613 bool PPCTargetLowering::canReuseLoadAddress(SDValue Op, EVT MemVT,
5614                                             ReuseLoadInfo &RLI,
5615                                             SelectionDAG &DAG,
5616                                             ISD::LoadExtType ET) const {
5617   SDLoc dl(Op);
5618   if (ET == ISD::NON_EXTLOAD &&
5619       (Op.getOpcode() == ISD::FP_TO_UINT ||
5620        Op.getOpcode() == ISD::FP_TO_SINT) &&
5621       isOperationLegalOrCustom(Op.getOpcode(),
5622                                Op.getOperand(0).getValueType())) {
5623
5624     LowerFP_TO_INTForReuse(Op, RLI, DAG, dl);
5625     return true;
5626   }
5627
5628   LoadSDNode *LD = dyn_cast<LoadSDNode>(Op);
5629   if (!LD || LD->getExtensionType() != ET || LD->isVolatile() ||
5630       LD->isNonTemporal())
5631     return false;
5632   if (LD->getMemoryVT() != MemVT)
5633     return false;
5634
5635   RLI.Ptr = LD->getBasePtr();
5636   if (LD->isIndexed() && LD->getOffset().getOpcode() != ISD::UNDEF) {
5637     assert(LD->getAddressingMode() == ISD::PRE_INC &&
5638            "Non-pre-inc AM on PPC?");
5639     RLI.Ptr = DAG.getNode(ISD::ADD, dl, RLI.Ptr.getValueType(), RLI.Ptr,
5640                           LD->getOffset());
5641   }
5642
5643   RLI.Chain = LD->getChain();
5644   RLI.MPI = LD->getPointerInfo();
5645   RLI.IsInvariant = LD->isInvariant();
5646   RLI.Alignment = LD->getAlignment();
5647   RLI.AAInfo = LD->getAAInfo();
5648   RLI.Ranges = LD->getRanges();
5649
5650   RLI.ResChain = SDValue(LD, LD->isIndexed() ? 2 : 1);
5651   return true;
5652 }
5653
5654 // Given the head of the old chain, ResChain, insert a token factor containing
5655 // it and NewResChain, and make users of ResChain now be users of that token
5656 // factor.
5657 void PPCTargetLowering::spliceIntoChain(SDValue ResChain,
5658                                         SDValue NewResChain,
5659                                         SelectionDAG &DAG) const {
5660   if (!ResChain)
5661     return;
5662
5663   SDLoc dl(NewResChain);
5664
5665   SDValue TF = DAG.getNode(ISD::TokenFactor, dl, MVT::Other,
5666                            NewResChain, DAG.getUNDEF(MVT::Other));
5667   assert(TF.getNode() != NewResChain.getNode() &&
5668          "A new TF really is required here");
5669
5670   DAG.ReplaceAllUsesOfValueWith(ResChain, TF);
5671   DAG.UpdateNodeOperands(TF.getNode(), ResChain, NewResChain);
5672 }
5673
5674 SDValue PPCTargetLowering::LowerINT_TO_FP(SDValue Op,
5675                                           SelectionDAG &DAG) const {
5676   SDLoc dl(Op);
5677   // Don't handle ppc_fp128 here; let it be lowered to a libcall.
5678   if (Op.getValueType() != MVT::f32 && Op.getValueType() != MVT::f64)
5679     return SDValue();
5680
5681   if (Op.getOperand(0).getValueType() == MVT::i1)
5682     return DAG.getNode(ISD::SELECT, dl, Op.getValueType(), Op.getOperand(0),
5683                        DAG.getConstantFP(1.0, Op.getValueType()),
5684                        DAG.getConstantFP(0.0, Op.getValueType()));
5685
5686   assert((Op.getOpcode() == ISD::SINT_TO_FP || Subtarget.hasFPCVT()) &&
5687          "UINT_TO_FP is supported only with FPCVT");
5688
5689   // If we have FCFIDS, then use it when converting to single-precision.
5690   // Otherwise, convert to double-precision and then round.
5691   unsigned FCFOp = (Subtarget.hasFPCVT() && Op.getValueType() == MVT::f32)
5692                        ? (Op.getOpcode() == ISD::UINT_TO_FP ? PPCISD::FCFIDUS
5693                                                             : PPCISD::FCFIDS)
5694                        : (Op.getOpcode() == ISD::UINT_TO_FP ? PPCISD::FCFIDU
5695                                                             : PPCISD::FCFID);
5696   MVT FCFTy = (Subtarget.hasFPCVT() && Op.getValueType() == MVT::f32)
5697                   ? MVT::f32
5698                   : MVT::f64;
5699
5700   if (Op.getOperand(0).getValueType() == MVT::i64) {
5701     SDValue SINT = Op.getOperand(0);
5702     // When converting to single-precision, we actually need to convert
5703     // to double-precision first and then round to single-precision.
5704     // To avoid double-rounding effects during that operation, we have
5705     // to prepare the input operand.  Bits that might be truncated when
5706     // converting to double-precision are replaced by a bit that won't
5707     // be lost at this stage, but is below the single-precision rounding
5708     // position.
5709     //
5710     // However, if -enable-unsafe-fp-math is in effect, accept double
5711     // rounding to avoid the extra overhead.
5712     if (Op.getValueType() == MVT::f32 &&
5713         !Subtarget.hasFPCVT() &&
5714         !DAG.getTarget().Options.UnsafeFPMath) {
5715
5716       // Twiddle input to make sure the low 11 bits are zero.  (If this
5717       // is the case, we are guaranteed the value will fit into the 53 bit
5718       // mantissa of an IEEE double-precision value without rounding.)
5719       // If any of those low 11 bits were not zero originally, make sure
5720       // bit 12 (value 2048) is set instead, so that the final rounding
5721       // to single-precision gets the correct result.
5722       SDValue Round = DAG.getNode(ISD::AND, dl, MVT::i64,
5723                                   SINT, DAG.getConstant(2047, MVT::i64));
5724       Round = DAG.getNode(ISD::ADD, dl, MVT::i64,
5725                           Round, DAG.getConstant(2047, MVT::i64));
5726       Round = DAG.getNode(ISD::OR, dl, MVT::i64, Round, SINT);
5727       Round = DAG.getNode(ISD::AND, dl, MVT::i64,
5728                           Round, DAG.getConstant(-2048, MVT::i64));
5729
5730       // However, we cannot use that value unconditionally: if the magnitude
5731       // of the input value is small, the bit-twiddling we did above might
5732       // end up visibly changing the output.  Fortunately, in that case, we
5733       // don't need to twiddle bits since the original input will convert
5734       // exactly to double-precision floating-point already.  Therefore,
5735       // construct a conditional to use the original value if the top 11
5736       // bits are all sign-bit copies, and use the rounded value computed
5737       // above otherwise.
5738       SDValue Cond = DAG.getNode(ISD::SRA, dl, MVT::i64,
5739                                  SINT, DAG.getConstant(53, MVT::i32));
5740       Cond = DAG.getNode(ISD::ADD, dl, MVT::i64,
5741                          Cond, DAG.getConstant(1, MVT::i64));
5742       Cond = DAG.getSetCC(dl, MVT::i32,
5743                           Cond, DAG.getConstant(1, MVT::i64), ISD::SETUGT);
5744
5745       SINT = DAG.getNode(ISD::SELECT, dl, MVT::i64, Cond, Round, SINT);
5746     }
5747
5748     ReuseLoadInfo RLI;
5749     SDValue Bits;
5750
5751     MachineFunction &MF = DAG.getMachineFunction();
5752     if (canReuseLoadAddress(SINT, MVT::i64, RLI, DAG)) {
5753       Bits = DAG.getLoad(MVT::f64, dl, RLI.Chain, RLI.Ptr, RLI.MPI, false,
5754                          false, RLI.IsInvariant, RLI.Alignment, RLI.AAInfo,
5755                          RLI.Ranges);
5756       spliceIntoChain(RLI.ResChain, Bits.getValue(1), DAG);
5757     } else if (Subtarget.hasLFIWAX() &&
5758                canReuseLoadAddress(SINT, MVT::i32, RLI, DAG, ISD::SEXTLOAD)) {
5759       MachineMemOperand *MMO =
5760         MF.getMachineMemOperand(RLI.MPI, MachineMemOperand::MOLoad, 4,
5761                                 RLI.Alignment, RLI.AAInfo, RLI.Ranges);
5762       SDValue Ops[] = { RLI.Chain, RLI.Ptr };
5763       Bits = DAG.getMemIntrinsicNode(PPCISD::LFIWAX, dl,
5764                                      DAG.getVTList(MVT::f64, MVT::Other),
5765                                      Ops, MVT::i32, MMO);
5766       spliceIntoChain(RLI.ResChain, Bits.getValue(1), DAG);
5767     } else if (Subtarget.hasFPCVT() &&
5768                canReuseLoadAddress(SINT, MVT::i32, RLI, DAG, ISD::ZEXTLOAD)) {
5769       MachineMemOperand *MMO =
5770         MF.getMachineMemOperand(RLI.MPI, MachineMemOperand::MOLoad, 4,
5771                                 RLI.Alignment, RLI.AAInfo, RLI.Ranges);
5772       SDValue Ops[] = { RLI.Chain, RLI.Ptr };
5773       Bits = DAG.getMemIntrinsicNode(PPCISD::LFIWZX, dl,
5774                                      DAG.getVTList(MVT::f64, MVT::Other),
5775                                      Ops, MVT::i32, MMO);
5776       spliceIntoChain(RLI.ResChain, Bits.getValue(1), DAG);
5777     } else if (((Subtarget.hasLFIWAX() &&
5778                  SINT.getOpcode() == ISD::SIGN_EXTEND) ||
5779                 (Subtarget.hasFPCVT() &&
5780                  SINT.getOpcode() == ISD::ZERO_EXTEND)) &&
5781                SINT.getOperand(0).getValueType() == MVT::i32) {
5782       MachineFrameInfo *FrameInfo = MF.getFrameInfo();
5783       EVT PtrVT = DAG.getTargetLoweringInfo().getPointerTy();
5784
5785       int FrameIdx = FrameInfo->CreateStackObject(4, 4, false);
5786       SDValue FIdx = DAG.getFrameIndex(FrameIdx, PtrVT);
5787
5788       SDValue Store =
5789         DAG.getStore(DAG.getEntryNode(), dl, SINT.getOperand(0), FIdx,
5790                      MachinePointerInfo::getFixedStack(FrameIdx),
5791                      false, false, 0);
5792
5793       assert(cast<StoreSDNode>(Store)->getMemoryVT() == MVT::i32 &&
5794              "Expected an i32 store");
5795
5796       RLI.Ptr = FIdx;
5797       RLI.Chain = Store;
5798       RLI.MPI = MachinePointerInfo::getFixedStack(FrameIdx);
5799       RLI.Alignment = 4;
5800
5801       MachineMemOperand *MMO =
5802         MF.getMachineMemOperand(RLI.MPI, MachineMemOperand::MOLoad, 4,
5803                                 RLI.Alignment, RLI.AAInfo, RLI.Ranges);
5804       SDValue Ops[] = { RLI.Chain, RLI.Ptr };
5805       Bits = DAG.getMemIntrinsicNode(SINT.getOpcode() == ISD::ZERO_EXTEND ?
5806                                      PPCISD::LFIWZX : PPCISD::LFIWAX,
5807                                      dl, DAG.getVTList(MVT::f64, MVT::Other),
5808                                      Ops, MVT::i32, MMO);
5809     } else
5810       Bits = DAG.getNode(ISD::BITCAST, dl, MVT::f64, SINT);
5811
5812     SDValue FP = DAG.getNode(FCFOp, dl, FCFTy, Bits);
5813
5814     if (Op.getValueType() == MVT::f32 && !Subtarget.hasFPCVT())
5815       FP = DAG.getNode(ISD::FP_ROUND, dl,
5816                        MVT::f32, FP, DAG.getIntPtrConstant(0));
5817     return FP;
5818   }
5819
5820   assert(Op.getOperand(0).getValueType() == MVT::i32 &&
5821          "Unhandled INT_TO_FP type in custom expander!");
5822   // Since we only generate this in 64-bit mode, we can take advantage of
5823   // 64-bit registers.  In particular, sign extend the input value into the
5824   // 64-bit register with extsw, store the WHOLE 64-bit value into the stack
5825   // then lfd it and fcfid it.
5826   MachineFunction &MF = DAG.getMachineFunction();
5827   MachineFrameInfo *FrameInfo = MF.getFrameInfo();
5828   EVT PtrVT = DAG.getTargetLoweringInfo().getPointerTy();
5829
5830   SDValue Ld;
5831   if (Subtarget.hasLFIWAX() || Subtarget.hasFPCVT()) {
5832     ReuseLoadInfo RLI;
5833     bool ReusingLoad;
5834     if (!(ReusingLoad = canReuseLoadAddress(Op.getOperand(0), MVT::i32, RLI,
5835                                             DAG))) {
5836       int FrameIdx = FrameInfo->CreateStackObject(4, 4, false);
5837       SDValue FIdx = DAG.getFrameIndex(FrameIdx, PtrVT);
5838
5839       SDValue Store = DAG.getStore(DAG.getEntryNode(), dl, Op.getOperand(0), FIdx,
5840                                    MachinePointerInfo::getFixedStack(FrameIdx),
5841                                    false, false, 0);
5842
5843       assert(cast<StoreSDNode>(Store)->getMemoryVT() == MVT::i32 &&
5844              "Expected an i32 store");
5845
5846       RLI.Ptr = FIdx;
5847       RLI.Chain = Store;
5848       RLI.MPI = MachinePointerInfo::getFixedStack(FrameIdx);
5849       RLI.Alignment = 4;
5850     }
5851
5852     MachineMemOperand *MMO =
5853       MF.getMachineMemOperand(RLI.MPI, MachineMemOperand::MOLoad, 4,
5854                               RLI.Alignment, RLI.AAInfo, RLI.Ranges);
5855     SDValue Ops[] = { RLI.Chain, RLI.Ptr };
5856     Ld = DAG.getMemIntrinsicNode(Op.getOpcode() == ISD::UINT_TO_FP ?
5857                                    PPCISD::LFIWZX : PPCISD::LFIWAX,
5858                                  dl, DAG.getVTList(MVT::f64, MVT::Other),
5859                                  Ops, MVT::i32, MMO);
5860     if (ReusingLoad)
5861       spliceIntoChain(RLI.ResChain, Ld.getValue(1), DAG);
5862   } else {
5863     assert(Subtarget.isPPC64() &&
5864            "i32->FP without LFIWAX supported only on PPC64");
5865
5866     int FrameIdx = FrameInfo->CreateStackObject(8, 8, false);
5867     SDValue FIdx = DAG.getFrameIndex(FrameIdx, PtrVT);
5868
5869     SDValue Ext64 = DAG.getNode(ISD::SIGN_EXTEND, dl, MVT::i64,
5870                                 Op.getOperand(0));
5871
5872     // STD the extended value into the stack slot.
5873     SDValue Store = DAG.getStore(DAG.getEntryNode(), dl, Ext64, FIdx,
5874                                  MachinePointerInfo::getFixedStack(FrameIdx),
5875                                  false, false, 0);
5876
5877     // Load the value as a double.
5878     Ld = DAG.getLoad(MVT::f64, dl, Store, FIdx,
5879                      MachinePointerInfo::getFixedStack(FrameIdx),
5880                      false, false, false, 0);
5881   }
5882
5883   // FCFID it and return it.
5884   SDValue FP = DAG.getNode(FCFOp, dl, FCFTy, Ld);
5885   if (Op.getValueType() == MVT::f32 && !Subtarget.hasFPCVT())
5886     FP = DAG.getNode(ISD::FP_ROUND, dl, MVT::f32, FP, DAG.getIntPtrConstant(0));
5887   return FP;
5888 }
5889
5890 SDValue PPCTargetLowering::LowerFLT_ROUNDS_(SDValue Op,
5891                                             SelectionDAG &DAG) const {
5892   SDLoc dl(Op);
5893   /*
5894    The rounding mode is in bits 30:31 of FPSR, and has the following
5895    settings:
5896      00 Round to nearest
5897      01 Round to 0
5898      10 Round to +inf
5899      11 Round to -inf
5900
5901   FLT_ROUNDS, on the other hand, expects the following:
5902     -1 Undefined
5903      0 Round to 0
5904      1 Round to nearest
5905      2 Round to +inf
5906      3 Round to -inf
5907
5908   To perform the conversion, we do:
5909     ((FPSCR & 0x3) ^ ((~FPSCR & 0x3) >> 1))
5910   */
5911
5912   MachineFunction &MF = DAG.getMachineFunction();
5913   EVT VT = Op.getValueType();
5914   EVT PtrVT = DAG.getTargetLoweringInfo().getPointerTy();
5915
5916   // Save FP Control Word to register
5917   EVT NodeTys[] = {
5918     MVT::f64,    // return register
5919     MVT::Glue    // unused in this context
5920   };
5921   SDValue Chain = DAG.getNode(PPCISD::MFFS, dl, NodeTys, None);
5922
5923   // Save FP register to stack slot
5924   int SSFI = MF.getFrameInfo()->CreateStackObject(8, 8, false);
5925   SDValue StackSlot = DAG.getFrameIndex(SSFI, PtrVT);
5926   SDValue Store = DAG.getStore(DAG.getEntryNode(), dl, Chain,
5927                                StackSlot, MachinePointerInfo(), false, false,0);
5928
5929   // Load FP Control Word from low 32 bits of stack slot.
5930   SDValue Four = DAG.getConstant(4, PtrVT);
5931   SDValue Addr = DAG.getNode(ISD::ADD, dl, PtrVT, StackSlot, Four);
5932   SDValue CWD = DAG.getLoad(MVT::i32, dl, Store, Addr, MachinePointerInfo(),
5933                             false, false, false, 0);
5934
5935   // Transform as necessary
5936   SDValue CWD1 =
5937     DAG.getNode(ISD::AND, dl, MVT::i32,
5938                 CWD, DAG.getConstant(3, MVT::i32));
5939   SDValue CWD2 =
5940     DAG.getNode(ISD::SRL, dl, MVT::i32,
5941                 DAG.getNode(ISD::AND, dl, MVT::i32,
5942                             DAG.getNode(ISD::XOR, dl, MVT::i32,
5943                                         CWD, DAG.getConstant(3, MVT::i32)),
5944                             DAG.getConstant(3, MVT::i32)),
5945                 DAG.getConstant(1, MVT::i32));
5946
5947   SDValue RetVal =
5948     DAG.getNode(ISD::XOR, dl, MVT::i32, CWD1, CWD2);
5949
5950   return DAG.getNode((VT.getSizeInBits() < 16 ?
5951                       ISD::TRUNCATE : ISD::ZERO_EXTEND), dl, VT, RetVal);
5952 }
5953
5954 SDValue PPCTargetLowering::LowerSHL_PARTS(SDValue Op, SelectionDAG &DAG) const {
5955   EVT VT = Op.getValueType();
5956   unsigned BitWidth = VT.getSizeInBits();
5957   SDLoc dl(Op);
5958   assert(Op.getNumOperands() == 3 &&
5959          VT == Op.getOperand(1).getValueType() &&
5960          "Unexpected SHL!");
5961
5962   // Expand into a bunch of logical ops.  Note that these ops
5963   // depend on the PPC behavior for oversized shift amounts.
5964   SDValue Lo = Op.getOperand(0);
5965   SDValue Hi = Op.getOperand(1);
5966   SDValue Amt = Op.getOperand(2);
5967   EVT AmtVT = Amt.getValueType();
5968
5969   SDValue Tmp1 = DAG.getNode(ISD::SUB, dl, AmtVT,
5970                              DAG.getConstant(BitWidth, AmtVT), Amt);
5971   SDValue Tmp2 = DAG.getNode(PPCISD::SHL, dl, VT, Hi, Amt);
5972   SDValue Tmp3 = DAG.getNode(PPCISD::SRL, dl, VT, Lo, Tmp1);
5973   SDValue Tmp4 = DAG.getNode(ISD::OR , dl, VT, Tmp2, Tmp3);
5974   SDValue Tmp5 = DAG.getNode(ISD::ADD, dl, AmtVT, Amt,
5975                              DAG.getConstant(-BitWidth, AmtVT));
5976   SDValue Tmp6 = DAG.getNode(PPCISD::SHL, dl, VT, Lo, Tmp5);
5977   SDValue OutHi = DAG.getNode(ISD::OR, dl, VT, Tmp4, Tmp6);
5978   SDValue OutLo = DAG.getNode(PPCISD::SHL, dl, VT, Lo, Amt);
5979   SDValue OutOps[] = { OutLo, OutHi };
5980   return DAG.getMergeValues(OutOps, dl);
5981 }
5982
5983 SDValue PPCTargetLowering::LowerSRL_PARTS(SDValue Op, SelectionDAG &DAG) const {
5984   EVT VT = Op.getValueType();
5985   SDLoc dl(Op);
5986   unsigned BitWidth = VT.getSizeInBits();
5987   assert(Op.getNumOperands() == 3 &&
5988          VT == Op.getOperand(1).getValueType() &&
5989          "Unexpected SRL!");
5990
5991   // Expand into a bunch of logical ops.  Note that these ops
5992   // depend on the PPC behavior for oversized shift amounts.
5993   SDValue Lo = Op.getOperand(0);
5994   SDValue Hi = Op.getOperand(1);
5995   SDValue Amt = Op.getOperand(2);
5996   EVT AmtVT = Amt.getValueType();
5997
5998   SDValue Tmp1 = DAG.getNode(ISD::SUB, dl, AmtVT,
5999                              DAG.getConstant(BitWidth, AmtVT), Amt);
6000   SDValue Tmp2 = DAG.getNode(PPCISD::SRL, dl, VT, Lo, Amt);
6001   SDValue Tmp3 = DAG.getNode(PPCISD::SHL, dl, VT, Hi, Tmp1);
6002   SDValue Tmp4 = DAG.getNode(ISD::OR, dl, VT, Tmp2, Tmp3);
6003   SDValue Tmp5 = DAG.getNode(ISD::ADD, dl, AmtVT, Amt,
6004                              DAG.getConstant(-BitWidth, AmtVT));
6005   SDValue Tmp6 = DAG.getNode(PPCISD::SRL, dl, VT, Hi, Tmp5);
6006   SDValue OutLo = DAG.getNode(ISD::OR, dl, VT, Tmp4, Tmp6);
6007   SDValue OutHi = DAG.getNode(PPCISD::SRL, dl, VT, Hi, Amt);
6008   SDValue OutOps[] = { OutLo, OutHi };
6009   return DAG.getMergeValues(OutOps, dl);
6010 }
6011
6012 SDValue PPCTargetLowering::LowerSRA_PARTS(SDValue Op, SelectionDAG &DAG) const {
6013   SDLoc dl(Op);
6014   EVT VT = Op.getValueType();
6015   unsigned BitWidth = VT.getSizeInBits();
6016   assert(Op.getNumOperands() == 3 &&
6017          VT == Op.getOperand(1).getValueType() &&
6018          "Unexpected SRA!");
6019
6020   // Expand into a bunch of logical ops, followed by a select_cc.
6021   SDValue Lo = Op.getOperand(0);
6022   SDValue Hi = Op.getOperand(1);
6023   SDValue Amt = Op.getOperand(2);
6024   EVT AmtVT = Amt.getValueType();
6025
6026   SDValue Tmp1 = DAG.getNode(ISD::SUB, dl, AmtVT,
6027                              DAG.getConstant(BitWidth, AmtVT), Amt);
6028   SDValue Tmp2 = DAG.getNode(PPCISD::SRL, dl, VT, Lo, Amt);
6029   SDValue Tmp3 = DAG.getNode(PPCISD::SHL, dl, VT, Hi, Tmp1);
6030   SDValue Tmp4 = DAG.getNode(ISD::OR, dl, VT, Tmp2, Tmp3);
6031   SDValue Tmp5 = DAG.getNode(ISD::ADD, dl, AmtVT, Amt,
6032                              DAG.getConstant(-BitWidth, AmtVT));
6033   SDValue Tmp6 = DAG.getNode(PPCISD::SRA, dl, VT, Hi, Tmp5);
6034   SDValue OutHi = DAG.getNode(PPCISD::SRA, dl, VT, Hi, Amt);
6035   SDValue OutLo = DAG.getSelectCC(dl, Tmp5, DAG.getConstant(0, AmtVT),
6036                                   Tmp4, Tmp6, ISD::SETLE);
6037   SDValue OutOps[] = { OutLo, OutHi };
6038   return DAG.getMergeValues(OutOps, dl);
6039 }
6040
6041 //===----------------------------------------------------------------------===//
6042 // Vector related lowering.
6043 //
6044
6045 /// BuildSplatI - Build a canonical splati of Val with an element size of
6046 /// SplatSize.  Cast the result to VT.
6047 static SDValue BuildSplatI(int Val, unsigned SplatSize, EVT VT,
6048                              SelectionDAG &DAG, SDLoc dl) {
6049   assert(Val >= -16 && Val <= 15 && "vsplti is out of range!");
6050
6051   static const EVT VTys[] = { // canonical VT to use for each size.
6052     MVT::v16i8, MVT::v8i16, MVT::Other, MVT::v4i32
6053   };
6054
6055   EVT ReqVT = VT != MVT::Other ? VT : VTys[SplatSize-1];
6056
6057   // Force vspltis[hw] -1 to vspltisb -1 to canonicalize.
6058   if (Val == -1)
6059     SplatSize = 1;
6060
6061   EVT CanonicalVT = VTys[SplatSize-1];
6062
6063   // Build a canonical splat for this value.
6064   SDValue Elt = DAG.getConstant(Val, MVT::i32);
6065   SmallVector<SDValue, 8> Ops;
6066   Ops.assign(CanonicalVT.getVectorNumElements(), Elt);
6067   SDValue Res = DAG.getNode(ISD::BUILD_VECTOR, dl, CanonicalVT, Ops);
6068   return DAG.getNode(ISD::BITCAST, dl, ReqVT, Res);
6069 }
6070
6071 /// BuildIntrinsicOp - Return a unary operator intrinsic node with the
6072 /// specified intrinsic ID.
6073 static SDValue BuildIntrinsicOp(unsigned IID, SDValue Op,
6074                                 SelectionDAG &DAG, SDLoc dl,
6075                                 EVT DestVT = MVT::Other) {
6076   if (DestVT == MVT::Other) DestVT = Op.getValueType();
6077   return DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, DestVT,
6078                      DAG.getConstant(IID, MVT::i32), Op);
6079 }
6080
6081 /// BuildIntrinsicOp - Return a binary operator intrinsic node with the
6082 /// specified intrinsic ID.
6083 static SDValue BuildIntrinsicOp(unsigned IID, SDValue LHS, SDValue RHS,
6084                                 SelectionDAG &DAG, SDLoc dl,
6085                                 EVT DestVT = MVT::Other) {
6086   if (DestVT == MVT::Other) DestVT = LHS.getValueType();
6087   return DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, DestVT,
6088                      DAG.getConstant(IID, MVT::i32), LHS, RHS);
6089 }
6090
6091 /// BuildIntrinsicOp - Return a ternary operator intrinsic node with the
6092 /// specified intrinsic ID.
6093 static SDValue BuildIntrinsicOp(unsigned IID, SDValue Op0, SDValue Op1,
6094                                 SDValue Op2, SelectionDAG &DAG,
6095                                 SDLoc dl, EVT DestVT = MVT::Other) {
6096   if (DestVT == MVT::Other) DestVT = Op0.getValueType();
6097   return DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, DestVT,
6098                      DAG.getConstant(IID, MVT::i32), Op0, Op1, Op2);
6099 }
6100
6101
6102 /// BuildVSLDOI - Return a VECTOR_SHUFFLE that is a vsldoi of the specified
6103 /// amount.  The result has the specified value type.
6104 static SDValue BuildVSLDOI(SDValue LHS, SDValue RHS, unsigned Amt,
6105                              EVT VT, SelectionDAG &DAG, SDLoc dl) {
6106   // Force LHS/RHS to be the right type.
6107   LHS = DAG.getNode(ISD::BITCAST, dl, MVT::v16i8, LHS);
6108   RHS = DAG.getNode(ISD::BITCAST, dl, MVT::v16i8, RHS);
6109
6110   int Ops[16];
6111   for (unsigned i = 0; i != 16; ++i)
6112     Ops[i] = i + Amt;
6113   SDValue T = DAG.getVectorShuffle(MVT::v16i8, dl, LHS, RHS, Ops);
6114   return DAG.getNode(ISD::BITCAST, dl, VT, T);
6115 }
6116
6117 // If this is a case we can't handle, return null and let the default
6118 // expansion code take care of it.  If we CAN select this case, and if it
6119 // selects to a single instruction, return Op.  Otherwise, if we can codegen
6120 // this case more efficiently than a constant pool load, lower it to the
6121 // sequence of ops that should be used.
6122 SDValue PPCTargetLowering::LowerBUILD_VECTOR(SDValue Op,
6123                                              SelectionDAG &DAG) const {
6124   SDLoc dl(Op);
6125   BuildVectorSDNode *BVN = dyn_cast<BuildVectorSDNode>(Op.getNode());
6126   assert(BVN && "Expected a BuildVectorSDNode in LowerBUILD_VECTOR");
6127
6128   // Check if this is a splat of a constant value.
6129   APInt APSplatBits, APSplatUndef;
6130   unsigned SplatBitSize;
6131   bool HasAnyUndefs;
6132   if (! BVN->isConstantSplat(APSplatBits, APSplatUndef, SplatBitSize,
6133                              HasAnyUndefs, 0, true) || SplatBitSize > 32)
6134     return SDValue();
6135
6136   unsigned SplatBits = APSplatBits.getZExtValue();
6137   unsigned SplatUndef = APSplatUndef.getZExtValue();
6138   unsigned SplatSize = SplatBitSize / 8;
6139
6140   // First, handle single instruction cases.
6141
6142   // All zeros?
6143   if (SplatBits == 0) {
6144     // Canonicalize all zero vectors to be v4i32.
6145     if (Op.getValueType() != MVT::v4i32 || HasAnyUndefs) {
6146       SDValue Z = DAG.getConstant(0, MVT::i32);
6147       Z = DAG.getNode(ISD::BUILD_VECTOR, dl, MVT::v4i32, Z, Z, Z, Z);
6148       Op = DAG.getNode(ISD::BITCAST, dl, Op.getValueType(), Z);
6149     }
6150     return Op;
6151   }
6152
6153   // If the sign extended value is in the range [-16,15], use VSPLTI[bhw].
6154   int32_t SextVal= (int32_t(SplatBits << (32-SplatBitSize)) >>
6155                     (32-SplatBitSize));
6156   if (SextVal >= -16 && SextVal <= 15)
6157     return BuildSplatI(SextVal, SplatSize, Op.getValueType(), DAG, dl);
6158
6159
6160   // Two instruction sequences.
6161
6162   // If this value is in the range [-32,30] and is even, use:
6163   //     VSPLTI[bhw](val/2) + VSPLTI[bhw](val/2)
6164   // If this value is in the range [17,31] and is odd, use:
6165   //     VSPLTI[bhw](val-16) - VSPLTI[bhw](-16)
6166   // If this value is in the range [-31,-17] and is odd, use:
6167   //     VSPLTI[bhw](val+16) + VSPLTI[bhw](-16)
6168   // Note the last two are three-instruction sequences.
6169   if (SextVal >= -32 && SextVal <= 31) {
6170     // To avoid having these optimizations undone by constant folding,
6171     // we convert to a pseudo that will be expanded later into one of
6172     // the above forms.
6173     SDValue Elt = DAG.getConstant(SextVal, MVT::i32);
6174     EVT VT = (SplatSize == 1 ? MVT::v16i8 :
6175               (SplatSize == 2 ? MVT::v8i16 : MVT::v4i32));
6176     SDValue EltSize = DAG.getConstant(SplatSize, MVT::i32);
6177     SDValue RetVal = DAG.getNode(PPCISD::VADD_SPLAT, dl, VT, Elt, EltSize);
6178     if (VT == Op.getValueType())
6179       return RetVal;
6180     else
6181       return DAG.getNode(ISD::BITCAST, dl, Op.getValueType(), RetVal);
6182   }
6183
6184   // If this is 0x8000_0000 x 4, turn into vspltisw + vslw.  If it is
6185   // 0x7FFF_FFFF x 4, turn it into not(0x8000_0000).  This is important
6186   // for fneg/fabs.
6187   if (SplatSize == 4 && SplatBits == (0x7FFFFFFF&~SplatUndef)) {
6188     // Make -1 and vspltisw -1:
6189     SDValue OnesV = BuildSplatI(-1, 4, MVT::v4i32, DAG, dl);
6190
6191     // Make the VSLW intrinsic, computing 0x8000_0000.
6192     SDValue Res = BuildIntrinsicOp(Intrinsic::ppc_altivec_vslw, OnesV,
6193                                    OnesV, DAG, dl);
6194
6195     // xor by OnesV to invert it.
6196     Res = DAG.getNode(ISD::XOR, dl, MVT::v4i32, Res, OnesV);
6197     return DAG.getNode(ISD::BITCAST, dl, Op.getValueType(), Res);
6198   }
6199
6200   // The remaining cases assume either big endian element order or
6201   // a splat-size that equates to the element size of the vector
6202   // to be built.  An example that doesn't work for little endian is
6203   // {0, -1, 0, -1, 0, -1, 0, -1} which has a splat size of 32 bits
6204   // and a vector element size of 16 bits.  The code below will
6205   // produce the vector in big endian element order, which for little
6206   // endian is {-1, 0, -1, 0, -1, 0, -1, 0}.
6207
6208   // For now, just avoid these optimizations in that case.
6209   // FIXME: Develop correct optimizations for LE with mismatched
6210   // splat and element sizes.
6211
6212   if (Subtarget.isLittleEndian() &&
6213       SplatSize != Op.getValueType().getVectorElementType().getSizeInBits())
6214     return SDValue();
6215
6216   // Check to see if this is a wide variety of vsplti*, binop self cases.
6217   static const signed char SplatCsts[] = {
6218     -1, 1, -2, 2, -3, 3, -4, 4, -5, 5, -6, 6, -7, 7,
6219     -8, 8, -9, 9, -10, 10, -11, 11, -12, 12, -13, 13, 14, -14, 15, -15, -16
6220   };
6221
6222   for (unsigned idx = 0; idx < array_lengthof(SplatCsts); ++idx) {
6223     // Indirect through the SplatCsts array so that we favor 'vsplti -1' for
6224     // cases which are ambiguous (e.g. formation of 0x8000_0000).  'vsplti -1'
6225     int i = SplatCsts[idx];
6226
6227     // Figure out what shift amount will be used by altivec if shifted by i in
6228     // this splat size.
6229     unsigned TypeShiftAmt = i & (SplatBitSize-1);
6230
6231     // vsplti + shl self.
6232     if (SextVal == (int)((unsigned)i << TypeShiftAmt)) {
6233       SDValue Res = BuildSplatI(i, SplatSize, MVT::Other, DAG, dl);
6234       static const unsigned IIDs[] = { // Intrinsic to use for each size.
6235         Intrinsic::ppc_altivec_vslb, Intrinsic::ppc_altivec_vslh, 0,
6236         Intrinsic::ppc_altivec_vslw
6237       };
6238       Res = BuildIntrinsicOp(IIDs[SplatSize-1], Res, Res, DAG, dl);
6239       return DAG.getNode(ISD::BITCAST, dl, Op.getValueType(), Res);
6240     }
6241
6242     // vsplti + srl self.
6243     if (SextVal == (int)((unsigned)i >> TypeShiftAmt)) {
6244       SDValue Res = BuildSplatI(i, SplatSize, MVT::Other, DAG, dl);
6245       static const unsigned IIDs[] = { // Intrinsic to use for each size.
6246         Intrinsic::ppc_altivec_vsrb, Intrinsic::ppc_altivec_vsrh, 0,
6247         Intrinsic::ppc_altivec_vsrw
6248       };
6249       Res = BuildIntrinsicOp(IIDs[SplatSize-1], Res, Res, DAG, dl);
6250       return DAG.getNode(ISD::BITCAST, dl, Op.getValueType(), Res);
6251     }
6252
6253     // vsplti + sra self.
6254     if (SextVal == (int)((unsigned)i >> TypeShiftAmt)) {
6255       SDValue Res = BuildSplatI(i, SplatSize, MVT::Other, DAG, dl);
6256       static const unsigned IIDs[] = { // Intrinsic to use for each size.
6257         Intrinsic::ppc_altivec_vsrab, Intrinsic::ppc_altivec_vsrah, 0,
6258         Intrinsic::ppc_altivec_vsraw
6259       };
6260       Res = BuildIntrinsicOp(IIDs[SplatSize-1], Res, Res, DAG, dl);
6261       return DAG.getNode(ISD::BITCAST, dl, Op.getValueType(), Res);
6262     }
6263
6264     // vsplti + rol self.
6265     if (SextVal == (int)(((unsigned)i << TypeShiftAmt) |
6266                          ((unsigned)i >> (SplatBitSize-TypeShiftAmt)))) {
6267       SDValue Res = BuildSplatI(i, SplatSize, MVT::Other, DAG, dl);
6268       static const unsigned IIDs[] = { // Intrinsic to use for each size.
6269         Intrinsic::ppc_altivec_vrlb, Intrinsic::ppc_altivec_vrlh, 0,
6270         Intrinsic::ppc_altivec_vrlw
6271       };
6272       Res = BuildIntrinsicOp(IIDs[SplatSize-1], Res, Res, DAG, dl);
6273       return DAG.getNode(ISD::BITCAST, dl, Op.getValueType(), Res);
6274     }
6275
6276     // t = vsplti c, result = vsldoi t, t, 1
6277     if (SextVal == (int)(((unsigned)i << 8) | (i < 0 ? 0xFF : 0))) {
6278       SDValue T = BuildSplatI(i, SplatSize, MVT::v16i8, DAG, dl);
6279       return BuildVSLDOI(T, T, 1, Op.getValueType(), DAG, dl);
6280     }
6281     // t = vsplti c, result = vsldoi t, t, 2
6282     if (SextVal == (int)(((unsigned)i << 16) | (i < 0 ? 0xFFFF : 0))) {
6283       SDValue T = BuildSplatI(i, SplatSize, MVT::v16i8, DAG, dl);
6284       return BuildVSLDOI(T, T, 2, Op.getValueType(), DAG, dl);
6285     }
6286     // t = vsplti c, result = vsldoi t, t, 3
6287     if (SextVal == (int)(((unsigned)i << 24) | (i < 0 ? 0xFFFFFF : 0))) {
6288       SDValue T = BuildSplatI(i, SplatSize, MVT::v16i8, DAG, dl);
6289       return BuildVSLDOI(T, T, 3, Op.getValueType(), DAG, dl);
6290     }
6291   }
6292
6293   return SDValue();
6294 }
6295
6296 /// GeneratePerfectShuffle - Given an entry in the perfect-shuffle table, emit
6297 /// the specified operations to build the shuffle.
6298 static SDValue GeneratePerfectShuffle(unsigned PFEntry, SDValue LHS,
6299                                       SDValue RHS, SelectionDAG &DAG,
6300                                       SDLoc dl) {
6301   unsigned OpNum = (PFEntry >> 26) & 0x0F;
6302   unsigned LHSID = (PFEntry >> 13) & ((1 << 13)-1);
6303   unsigned RHSID = (PFEntry >>  0) & ((1 << 13)-1);
6304
6305   enum {
6306     OP_COPY = 0,  // Copy, used for things like <u,u,u,3> to say it is <0,1,2,3>
6307     OP_VMRGHW,
6308     OP_VMRGLW,
6309     OP_VSPLTISW0,
6310     OP_VSPLTISW1,
6311     OP_VSPLTISW2,
6312     OP_VSPLTISW3,
6313     OP_VSLDOI4,
6314     OP_VSLDOI8,
6315     OP_VSLDOI12
6316   };
6317
6318   if (OpNum == OP_COPY) {
6319     if (LHSID == (1*9+2)*9+3) return LHS;
6320     assert(LHSID == ((4*9+5)*9+6)*9+7 && "Illegal OP_COPY!");
6321     return RHS;
6322   }
6323
6324   SDValue OpLHS, OpRHS;
6325   OpLHS = GeneratePerfectShuffle(PerfectShuffleTable[LHSID], LHS, RHS, DAG, dl);
6326   OpRHS = GeneratePerfectShuffle(PerfectShuffleTable[RHSID], LHS, RHS, DAG, dl);
6327
6328   int ShufIdxs[16];
6329   switch (OpNum) {
6330   default: llvm_unreachable("Unknown i32 permute!");
6331   case OP_VMRGHW:
6332     ShufIdxs[ 0] =  0; ShufIdxs[ 1] =  1; ShufIdxs[ 2] =  2; ShufIdxs[ 3] =  3;
6333     ShufIdxs[ 4] = 16; ShufIdxs[ 5] = 17; ShufIdxs[ 6] = 18; ShufIdxs[ 7] = 19;
6334     ShufIdxs[ 8] =  4; ShufIdxs[ 9] =  5; ShufIdxs[10] =  6; ShufIdxs[11] =  7;
6335     ShufIdxs[12] = 20; ShufIdxs[13] = 21; ShufIdxs[14] = 22; ShufIdxs[15] = 23;
6336     break;
6337   case OP_VMRGLW:
6338     ShufIdxs[ 0] =  8; ShufIdxs[ 1] =  9; ShufIdxs[ 2] = 10; ShufIdxs[ 3] = 11;
6339     ShufIdxs[ 4] = 24; ShufIdxs[ 5] = 25; ShufIdxs[ 6] = 26; ShufIdxs[ 7] = 27;
6340     ShufIdxs[ 8] = 12; ShufIdxs[ 9] = 13; ShufIdxs[10] = 14; ShufIdxs[11] = 15;
6341     ShufIdxs[12] = 28; ShufIdxs[13] = 29; ShufIdxs[14] = 30; ShufIdxs[15] = 31;
6342     break;
6343   case OP_VSPLTISW0:
6344     for (unsigned i = 0; i != 16; ++i)
6345       ShufIdxs[i] = (i&3)+0;
6346     break;
6347   case OP_VSPLTISW1:
6348     for (unsigned i = 0; i != 16; ++i)
6349       ShufIdxs[i] = (i&3)+4;
6350     break;
6351   case OP_VSPLTISW2:
6352     for (unsigned i = 0; i != 16; ++i)
6353       ShufIdxs[i] = (i&3)+8;
6354     break;
6355   case OP_VSPLTISW3:
6356     for (unsigned i = 0; i != 16; ++i)
6357       ShufIdxs[i] = (i&3)+12;
6358     break;
6359   case OP_VSLDOI4:
6360     return BuildVSLDOI(OpLHS, OpRHS, 4, OpLHS.getValueType(), DAG, dl);
6361   case OP_VSLDOI8:
6362     return BuildVSLDOI(OpLHS, OpRHS, 8, OpLHS.getValueType(), DAG, dl);
6363   case OP_VSLDOI12:
6364     return BuildVSLDOI(OpLHS, OpRHS, 12, OpLHS.getValueType(), DAG, dl);
6365   }
6366   EVT VT = OpLHS.getValueType();
6367   OpLHS = DAG.getNode(ISD::BITCAST, dl, MVT::v16i8, OpLHS);
6368   OpRHS = DAG.getNode(ISD::BITCAST, dl, MVT::v16i8, OpRHS);
6369   SDValue T = DAG.getVectorShuffle(MVT::v16i8, dl, OpLHS, OpRHS, ShufIdxs);
6370   return DAG.getNode(ISD::BITCAST, dl, VT, T);
6371 }
6372
6373 /// LowerVECTOR_SHUFFLE - Return the code we lower for VECTOR_SHUFFLE.  If this
6374 /// is a shuffle we can handle in a single instruction, return it.  Otherwise,
6375 /// return the code it can be lowered into.  Worst case, it can always be
6376 /// lowered into a vperm.
6377 SDValue PPCTargetLowering::LowerVECTOR_SHUFFLE(SDValue Op,
6378                                                SelectionDAG &DAG) const {
6379   SDLoc dl(Op);
6380   SDValue V1 = Op.getOperand(0);
6381   SDValue V2 = Op.getOperand(1);
6382   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(Op);
6383   EVT VT = Op.getValueType();
6384   bool isLittleEndian = Subtarget.isLittleEndian();
6385
6386   // Cases that are handled by instructions that take permute immediates
6387   // (such as vsplt*) should be left as VECTOR_SHUFFLE nodes so they can be
6388   // selected by the instruction selector.
6389   if (V2.getOpcode() == ISD::UNDEF) {
6390     if (PPC::isSplatShuffleMask(SVOp, 1) ||
6391         PPC::isSplatShuffleMask(SVOp, 2) ||
6392         PPC::isSplatShuffleMask(SVOp, 4) ||
6393         PPC::isVPKUWUMShuffleMask(SVOp, 1, DAG) ||
6394         PPC::isVPKUHUMShuffleMask(SVOp, 1, DAG) ||
6395         PPC::isVSLDOIShuffleMask(SVOp, 1, DAG) != -1 ||
6396         PPC::isVMRGLShuffleMask(SVOp, 1, 1, DAG) ||
6397         PPC::isVMRGLShuffleMask(SVOp, 2, 1, DAG) ||
6398         PPC::isVMRGLShuffleMask(SVOp, 4, 1, DAG) ||
6399         PPC::isVMRGHShuffleMask(SVOp, 1, 1, DAG) ||
6400         PPC::isVMRGHShuffleMask(SVOp, 2, 1, DAG) ||
6401         PPC::isVMRGHShuffleMask(SVOp, 4, 1, DAG)) {
6402       return Op;
6403     }
6404   }
6405
6406   // Altivec has a variety of "shuffle immediates" that take two vector inputs
6407   // and produce a fixed permutation.  If any of these match, do not lower to
6408   // VPERM.
6409   unsigned int ShuffleKind = isLittleEndian ? 2 : 0;
6410   if (PPC::isVPKUWUMShuffleMask(SVOp, ShuffleKind, DAG) ||
6411       PPC::isVPKUHUMShuffleMask(SVOp, ShuffleKind, DAG) ||
6412       PPC::isVSLDOIShuffleMask(SVOp, ShuffleKind, DAG) != -1 ||
6413       PPC::isVMRGLShuffleMask(SVOp, 1, ShuffleKind, DAG) ||
6414       PPC::isVMRGLShuffleMask(SVOp, 2, ShuffleKind, DAG) ||
6415       PPC::isVMRGLShuffleMask(SVOp, 4, ShuffleKind, DAG) ||
6416       PPC::isVMRGHShuffleMask(SVOp, 1, ShuffleKind, DAG) ||
6417       PPC::isVMRGHShuffleMask(SVOp, 2, ShuffleKind, DAG) ||
6418       PPC::isVMRGHShuffleMask(SVOp, 4, ShuffleKind, DAG))
6419     return Op;
6420
6421   // Check to see if this is a shuffle of 4-byte values.  If so, we can use our
6422   // perfect shuffle table to emit an optimal matching sequence.
6423   ArrayRef<int> PermMask = SVOp->getMask();
6424
6425   unsigned PFIndexes[4];
6426   bool isFourElementShuffle = true;
6427   for (unsigned i = 0; i != 4 && isFourElementShuffle; ++i) { // Element number
6428     unsigned EltNo = 8;   // Start out undef.
6429     for (unsigned j = 0; j != 4; ++j) {  // Intra-element byte.
6430       if (PermMask[i*4+j] < 0)
6431         continue;   // Undef, ignore it.
6432
6433       unsigned ByteSource = PermMask[i*4+j];
6434       if ((ByteSource & 3) != j) {
6435         isFourElementShuffle = false;
6436         break;
6437       }
6438
6439       if (EltNo == 8) {
6440         EltNo = ByteSource/4;
6441       } else if (EltNo != ByteSource/4) {
6442         isFourElementShuffle = false;
6443         break;
6444       }
6445     }
6446     PFIndexes[i] = EltNo;
6447   }
6448
6449   // If this shuffle can be expressed as a shuffle of 4-byte elements, use the
6450   // perfect shuffle vector to determine if it is cost effective to do this as
6451   // discrete instructions, or whether we should use a vperm.
6452   // For now, we skip this for little endian until such time as we have a
6453   // little-endian perfect shuffle table.
6454   if (isFourElementShuffle && !isLittleEndian) {
6455     // Compute the index in the perfect shuffle table.
6456     unsigned PFTableIndex =
6457       PFIndexes[0]*9*9*9+PFIndexes[1]*9*9+PFIndexes[2]*9+PFIndexes[3];
6458
6459     unsigned PFEntry = PerfectShuffleTable[PFTableIndex];
6460     unsigned Cost  = (PFEntry >> 30);
6461
6462     // Determining when to avoid vperm is tricky.  Many things affect the cost
6463     // of vperm, particularly how many times the perm mask needs to be computed.
6464     // For example, if the perm mask can be hoisted out of a loop or is already
6465     // used (perhaps because there are multiple permutes with the same shuffle
6466     // mask?) the vperm has a cost of 1.  OTOH, hoisting the permute mask out of
6467     // the loop requires an extra register.
6468     //
6469     // As a compromise, we only emit discrete instructions if the shuffle can be
6470     // generated in 3 or fewer operations.  When we have loop information
6471     // available, if this block is within a loop, we should avoid using vperm
6472     // for 3-operation perms and use a constant pool load instead.
6473     if (Cost < 3)
6474       return GeneratePerfectShuffle(PFEntry, V1, V2, DAG, dl);
6475   }
6476
6477   // Lower this to a VPERM(V1, V2, V3) expression, where V3 is a constant
6478   // vector that will get spilled to the constant pool.
6479   if (V2.getOpcode() == ISD::UNDEF) V2 = V1;
6480
6481   // The SHUFFLE_VECTOR mask is almost exactly what we want for vperm, except
6482   // that it is in input element units, not in bytes.  Convert now.
6483
6484   // For little endian, the order of the input vectors is reversed, and
6485   // the permutation mask is complemented with respect to 31.  This is
6486   // necessary to produce proper semantics with the big-endian-biased vperm
6487   // instruction.
6488   EVT EltVT = V1.getValueType().getVectorElementType();
6489   unsigned BytesPerElement = EltVT.getSizeInBits()/8;
6490
6491   SmallVector<SDValue, 16> ResultMask;
6492   for (unsigned i = 0, e = VT.getVectorNumElements(); i != e; ++i) {
6493     unsigned SrcElt = PermMask[i] < 0 ? 0 : PermMask[i];
6494
6495     for (unsigned j = 0; j != BytesPerElement; ++j)
6496       if (isLittleEndian)
6497         ResultMask.push_back(DAG.getConstant(31 - (SrcElt*BytesPerElement+j),
6498                                              MVT::i32));
6499       else
6500         ResultMask.push_back(DAG.getConstant(SrcElt*BytesPerElement+j,
6501                                              MVT::i32));
6502   }
6503
6504   SDValue VPermMask = DAG.getNode(ISD::BUILD_VECTOR, dl, MVT::v16i8,
6505                                   ResultMask);
6506   if (isLittleEndian)
6507     return DAG.getNode(PPCISD::VPERM, dl, V1.getValueType(),
6508                        V2, V1, VPermMask);
6509   else
6510     return DAG.getNode(PPCISD::VPERM, dl, V1.getValueType(),
6511                        V1, V2, VPermMask);
6512 }
6513
6514 /// getAltivecCompareInfo - Given an intrinsic, return false if it is not an
6515 /// altivec comparison.  If it is, return true and fill in Opc/isDot with
6516 /// information about the intrinsic.
6517 static bool getAltivecCompareInfo(SDValue Intrin, int &CompareOpc,
6518                                   bool &isDot) {
6519   unsigned IntrinsicID =
6520     cast<ConstantSDNode>(Intrin.getOperand(0))->getZExtValue();
6521   CompareOpc = -1;
6522   isDot = false;
6523   switch (IntrinsicID) {
6524   default: return false;
6525     // Comparison predicates.
6526   case Intrinsic::ppc_altivec_vcmpbfp_p:  CompareOpc = 966; isDot = 1; break;
6527   case Intrinsic::ppc_altivec_vcmpeqfp_p: CompareOpc = 198; isDot = 1; break;
6528   case Intrinsic::ppc_altivec_vcmpequb_p: CompareOpc =   6; isDot = 1; break;
6529   case Intrinsic::ppc_altivec_vcmpequh_p: CompareOpc =  70; isDot = 1; break;
6530   case Intrinsic::ppc_altivec_vcmpequw_p: CompareOpc = 134; isDot = 1; break;
6531   case Intrinsic::ppc_altivec_vcmpgefp_p: CompareOpc = 454; isDot = 1; break;
6532   case Intrinsic::ppc_altivec_vcmpgtfp_p: CompareOpc = 710; isDot = 1; break;
6533   case Intrinsic::ppc_altivec_vcmpgtsb_p: CompareOpc = 774; isDot = 1; break;
6534   case Intrinsic::ppc_altivec_vcmpgtsh_p: CompareOpc = 838; isDot = 1; break;
6535   case Intrinsic::ppc_altivec_vcmpgtsw_p: CompareOpc = 902; isDot = 1; break;
6536   case Intrinsic::ppc_altivec_vcmpgtub_p: CompareOpc = 518; isDot = 1; break;
6537   case Intrinsic::ppc_altivec_vcmpgtuh_p: CompareOpc = 582; isDot = 1; break;
6538   case Intrinsic::ppc_altivec_vcmpgtuw_p: CompareOpc = 646; isDot = 1; break;
6539
6540     // Normal Comparisons.
6541   case Intrinsic::ppc_altivec_vcmpbfp:    CompareOpc = 966; isDot = 0; break;
6542   case Intrinsic::ppc_altivec_vcmpeqfp:   CompareOpc = 198; isDot = 0; break;
6543   case Intrinsic::ppc_altivec_vcmpequb:   CompareOpc =   6; isDot = 0; break;
6544   case Intrinsic::ppc_altivec_vcmpequh:   CompareOpc =  70; isDot = 0; break;
6545   case Intrinsic::ppc_altivec_vcmpequw:   CompareOpc = 134; isDot = 0; break;
6546   case Intrinsic::ppc_altivec_vcmpgefp:   CompareOpc = 454; isDot = 0; break;
6547   case Intrinsic::ppc_altivec_vcmpgtfp:   CompareOpc = 710; isDot = 0; break;
6548   case Intrinsic::ppc_altivec_vcmpgtsb:   CompareOpc = 774; isDot = 0; break;
6549   case Intrinsic::ppc_altivec_vcmpgtsh:   CompareOpc = 838; isDot = 0; break;
6550   case Intrinsic::ppc_altivec_vcmpgtsw:   CompareOpc = 902; isDot = 0; break;
6551   case Intrinsic::ppc_altivec_vcmpgtub:   CompareOpc = 518; isDot = 0; break;
6552   case Intrinsic::ppc_altivec_vcmpgtuh:   CompareOpc = 582; isDot = 0; break;
6553   case Intrinsic::ppc_altivec_vcmpgtuw:   CompareOpc = 646; isDot = 0; break;
6554   }
6555   return true;
6556 }
6557
6558 /// LowerINTRINSIC_WO_CHAIN - If this is an intrinsic that we want to custom
6559 /// lower, do it, otherwise return null.
6560 SDValue PPCTargetLowering::LowerINTRINSIC_WO_CHAIN(SDValue Op,
6561                                                    SelectionDAG &DAG) const {
6562   // If this is a lowered altivec predicate compare, CompareOpc is set to the
6563   // opcode number of the comparison.
6564   SDLoc dl(Op);
6565   int CompareOpc;
6566   bool isDot;
6567   if (!getAltivecCompareInfo(Op, CompareOpc, isDot))
6568     return SDValue();    // Don't custom lower most intrinsics.
6569
6570   // If this is a non-dot comparison, make the VCMP node and we are done.
6571   if (!isDot) {
6572     SDValue Tmp = DAG.getNode(PPCISD::VCMP, dl, Op.getOperand(2).getValueType(),
6573                               Op.getOperand(1), Op.getOperand(2),
6574                               DAG.getConstant(CompareOpc, MVT::i32));
6575     return DAG.getNode(ISD::BITCAST, dl, Op.getValueType(), Tmp);
6576   }
6577
6578   // Create the PPCISD altivec 'dot' comparison node.
6579   SDValue Ops[] = {
6580     Op.getOperand(2),  // LHS
6581     Op.getOperand(3),  // RHS
6582     DAG.getConstant(CompareOpc, MVT::i32)
6583   };
6584   EVT VTs[] = { Op.getOperand(2).getValueType(), MVT::Glue };
6585   SDValue CompNode = DAG.getNode(PPCISD::VCMPo, dl, VTs, Ops);
6586
6587   // Now that we have the comparison, emit a copy from the CR to a GPR.
6588   // This is flagged to the above dot comparison.
6589   SDValue Flags = DAG.getNode(PPCISD::MFOCRF, dl, MVT::i32,
6590                                 DAG.getRegister(PPC::CR6, MVT::i32),
6591                                 CompNode.getValue(1));
6592
6593   // Unpack the result based on how the target uses it.
6594   unsigned BitNo;   // Bit # of CR6.
6595   bool InvertBit;   // Invert result?
6596   switch (cast<ConstantSDNode>(Op.getOperand(1))->getZExtValue()) {
6597   default:  // Can't happen, don't crash on invalid number though.
6598   case 0:   // Return the value of the EQ bit of CR6.
6599     BitNo = 0; InvertBit = false;
6600     break;
6601   case 1:   // Return the inverted value of the EQ bit of CR6.
6602     BitNo = 0; InvertBit = true;
6603     break;
6604   case 2:   // Return the value of the LT bit of CR6.
6605     BitNo = 2; InvertBit = false;
6606     break;
6607   case 3:   // Return the inverted value of the LT bit of CR6.
6608     BitNo = 2; InvertBit = true;
6609     break;
6610   }
6611
6612   // Shift the bit into the low position.
6613   Flags = DAG.getNode(ISD::SRL, dl, MVT::i32, Flags,
6614                       DAG.getConstant(8-(3-BitNo), MVT::i32));
6615   // Isolate the bit.
6616   Flags = DAG.getNode(ISD::AND, dl, MVT::i32, Flags,
6617                       DAG.getConstant(1, MVT::i32));
6618
6619   // If we are supposed to, toggle the bit.
6620   if (InvertBit)
6621     Flags = DAG.getNode(ISD::XOR, dl, MVT::i32, Flags,
6622                         DAG.getConstant(1, MVT::i32));
6623   return Flags;
6624 }
6625
6626 SDValue PPCTargetLowering::LowerSIGN_EXTEND_INREG(SDValue Op,
6627                                                   SelectionDAG &DAG) const {
6628   SDLoc dl(Op);
6629   // For v2i64 (VSX), we can pattern patch the v2i32 case (using fp <-> int
6630   // instructions), but for smaller types, we need to first extend up to v2i32
6631   // before doing going farther.
6632   if (Op.getValueType() == MVT::v2i64) {
6633     EVT ExtVT = cast<VTSDNode>(Op.getOperand(1))->getVT();
6634     if (ExtVT != MVT::v2i32) {
6635       Op = DAG.getNode(ISD::BITCAST, dl, MVT::v4i32, Op.getOperand(0));
6636       Op = DAG.getNode(ISD::SIGN_EXTEND_INREG, dl, MVT::v4i32, Op,
6637                        DAG.getValueType(EVT::getVectorVT(*DAG.getContext(),
6638                                         ExtVT.getVectorElementType(), 4)));
6639       Op = DAG.getNode(ISD::BITCAST, dl, MVT::v2i64, Op);
6640       Op = DAG.getNode(ISD::SIGN_EXTEND_INREG, dl, MVT::v2i64, Op,
6641                        DAG.getValueType(MVT::v2i32));
6642     }
6643
6644     return Op;
6645   }
6646
6647   return SDValue();
6648 }
6649
6650 SDValue PPCTargetLowering::LowerSCALAR_TO_VECTOR(SDValue Op,
6651                                                    SelectionDAG &DAG) const {
6652   SDLoc dl(Op);
6653   // Create a stack slot that is 16-byte aligned.
6654   MachineFrameInfo *FrameInfo = DAG.getMachineFunction().getFrameInfo();
6655   int FrameIdx = FrameInfo->CreateStackObject(16, 16, false);
6656   EVT PtrVT = getPointerTy();
6657   SDValue FIdx = DAG.getFrameIndex(FrameIdx, PtrVT);
6658
6659   // Store the input value into Value#0 of the stack slot.
6660   SDValue Store = DAG.getStore(DAG.getEntryNode(), dl,
6661                                Op.getOperand(0), FIdx, MachinePointerInfo(),
6662                                false, false, 0);
6663   // Load it out.
6664   return DAG.getLoad(Op.getValueType(), dl, Store, FIdx, MachinePointerInfo(),
6665                      false, false, false, 0);
6666 }
6667
6668 SDValue PPCTargetLowering::LowerMUL(SDValue Op, SelectionDAG &DAG) const {
6669   SDLoc dl(Op);
6670   if (Op.getValueType() == MVT::v4i32) {
6671     SDValue LHS = Op.getOperand(0), RHS = Op.getOperand(1);
6672
6673     SDValue Zero  = BuildSplatI(  0, 1, MVT::v4i32, DAG, dl);
6674     SDValue Neg16 = BuildSplatI(-16, 4, MVT::v4i32, DAG, dl);//+16 as shift amt.
6675
6676     SDValue RHSSwap =   // = vrlw RHS, 16
6677       BuildIntrinsicOp(Intrinsic::ppc_altivec_vrlw, RHS, Neg16, DAG, dl);
6678
6679     // Shrinkify inputs to v8i16.
6680     LHS = DAG.getNode(ISD::BITCAST, dl, MVT::v8i16, LHS);
6681     RHS = DAG.getNode(ISD::BITCAST, dl, MVT::v8i16, RHS);
6682     RHSSwap = DAG.getNode(ISD::BITCAST, dl, MVT::v8i16, RHSSwap);
6683
6684     // Low parts multiplied together, generating 32-bit results (we ignore the
6685     // top parts).
6686     SDValue LoProd = BuildIntrinsicOp(Intrinsic::ppc_altivec_vmulouh,
6687                                         LHS, RHS, DAG, dl, MVT::v4i32);
6688
6689     SDValue HiProd = BuildIntrinsicOp(Intrinsic::ppc_altivec_vmsumuhm,
6690                                       LHS, RHSSwap, Zero, DAG, dl, MVT::v4i32);
6691     // Shift the high parts up 16 bits.
6692     HiProd = BuildIntrinsicOp(Intrinsic::ppc_altivec_vslw, HiProd,
6693                               Neg16, DAG, dl);
6694     return DAG.getNode(ISD::ADD, dl, MVT::v4i32, LoProd, HiProd);
6695   } else if (Op.getValueType() == MVT::v8i16) {
6696     SDValue LHS = Op.getOperand(0), RHS = Op.getOperand(1);
6697
6698     SDValue Zero = BuildSplatI(0, 1, MVT::v8i16, DAG, dl);
6699
6700     return BuildIntrinsicOp(Intrinsic::ppc_altivec_vmladduhm,
6701                             LHS, RHS, Zero, DAG, dl);
6702   } else if (Op.getValueType() == MVT::v16i8) {
6703     SDValue LHS = Op.getOperand(0), RHS = Op.getOperand(1);
6704     bool isLittleEndian = Subtarget.isLittleEndian();
6705
6706     // Multiply the even 8-bit parts, producing 16-bit sums.
6707     SDValue EvenParts = BuildIntrinsicOp(Intrinsic::ppc_altivec_vmuleub,
6708                                            LHS, RHS, DAG, dl, MVT::v8i16);
6709     EvenParts = DAG.getNode(ISD::BITCAST, dl, MVT::v16i8, EvenParts);
6710
6711     // Multiply the odd 8-bit parts, producing 16-bit sums.
6712     SDValue OddParts = BuildIntrinsicOp(Intrinsic::ppc_altivec_vmuloub,
6713                                           LHS, RHS, DAG, dl, MVT::v8i16);
6714     OddParts = DAG.getNode(ISD::BITCAST, dl, MVT::v16i8, OddParts);
6715
6716     // Merge the results together.  Because vmuleub and vmuloub are
6717     // instructions with a big-endian bias, we must reverse the
6718     // element numbering and reverse the meaning of "odd" and "even"
6719     // when generating little endian code.
6720     int Ops[16];
6721     for (unsigned i = 0; i != 8; ++i) {
6722       if (isLittleEndian) {
6723         Ops[i*2  ] = 2*i;
6724         Ops[i*2+1] = 2*i+16;
6725       } else {
6726         Ops[i*2  ] = 2*i+1;
6727         Ops[i*2+1] = 2*i+1+16;
6728       }
6729     }
6730     if (isLittleEndian)
6731       return DAG.getVectorShuffle(MVT::v16i8, dl, OddParts, EvenParts, Ops);
6732     else
6733       return DAG.getVectorShuffle(MVT::v16i8, dl, EvenParts, OddParts, Ops);
6734   } else {
6735     llvm_unreachable("Unknown mul to lower!");
6736   }
6737 }
6738
6739 /// LowerOperation - Provide custom lowering hooks for some operations.
6740 ///
6741 SDValue PPCTargetLowering::LowerOperation(SDValue Op, SelectionDAG &DAG) const {
6742   switch (Op.getOpcode()) {
6743   default: llvm_unreachable("Wasn't expecting to be able to lower this!");
6744   case ISD::ConstantPool:       return LowerConstantPool(Op, DAG);
6745   case ISD::BlockAddress:       return LowerBlockAddress(Op, DAG);
6746   case ISD::GlobalAddress:      return LowerGlobalAddress(Op, DAG);
6747   case ISD::GlobalTLSAddress:   return LowerGlobalTLSAddress(Op, DAG);
6748   case ISD::JumpTable:          return LowerJumpTable(Op, DAG);
6749   case ISD::SETCC:              return LowerSETCC(Op, DAG);
6750   case ISD::INIT_TRAMPOLINE:    return LowerINIT_TRAMPOLINE(Op, DAG);
6751   case ISD::ADJUST_TRAMPOLINE:  return LowerADJUST_TRAMPOLINE(Op, DAG);
6752   case ISD::VASTART:
6753     return LowerVASTART(Op, DAG, Subtarget);
6754
6755   case ISD::VAARG:
6756     return LowerVAARG(Op, DAG, Subtarget);
6757
6758   case ISD::VACOPY:
6759     return LowerVACOPY(Op, DAG, Subtarget);
6760
6761   case ISD::STACKRESTORE:       return LowerSTACKRESTORE(Op, DAG, Subtarget);
6762   case ISD::DYNAMIC_STACKALLOC:
6763     return LowerDYNAMIC_STACKALLOC(Op, DAG, Subtarget);
6764
6765   case ISD::EH_SJLJ_SETJMP:     return lowerEH_SJLJ_SETJMP(Op, DAG);
6766   case ISD::EH_SJLJ_LONGJMP:    return lowerEH_SJLJ_LONGJMP(Op, DAG);
6767
6768   case ISD::LOAD:               return LowerLOAD(Op, DAG);
6769   case ISD::STORE:              return LowerSTORE(Op, DAG);
6770   case ISD::TRUNCATE:           return LowerTRUNCATE(Op, DAG);
6771   case ISD::SELECT_CC:          return LowerSELECT_CC(Op, DAG);
6772   case ISD::FP_TO_UINT:
6773   case ISD::FP_TO_SINT:         return LowerFP_TO_INT(Op, DAG,
6774                                                       SDLoc(Op));
6775   case ISD::UINT_TO_FP:
6776   case ISD::SINT_TO_FP:         return LowerINT_TO_FP(Op, DAG);
6777   case ISD::FLT_ROUNDS_:        return LowerFLT_ROUNDS_(Op, DAG);
6778
6779   // Lower 64-bit shifts.
6780   case ISD::SHL_PARTS:          return LowerSHL_PARTS(Op, DAG);
6781   case ISD::SRL_PARTS:          return LowerSRL_PARTS(Op, DAG);
6782   case ISD::SRA_PARTS:          return LowerSRA_PARTS(Op, DAG);
6783
6784   // Vector-related lowering.
6785   case ISD::BUILD_VECTOR:       return LowerBUILD_VECTOR(Op, DAG);
6786   case ISD::VECTOR_SHUFFLE:     return LowerVECTOR_SHUFFLE(Op, DAG);
6787   case ISD::INTRINSIC_WO_CHAIN: return LowerINTRINSIC_WO_CHAIN(Op, DAG);
6788   case ISD::SCALAR_TO_VECTOR:   return LowerSCALAR_TO_VECTOR(Op, DAG);
6789   case ISD::SIGN_EXTEND_INREG:  return LowerSIGN_EXTEND_INREG(Op, DAG);
6790   case ISD::MUL:                return LowerMUL(Op, DAG);
6791
6792   // For counter-based loop handling.
6793   case ISD::INTRINSIC_W_CHAIN:  return SDValue();
6794
6795   // Frame & Return address.
6796   case ISD::RETURNADDR:         return LowerRETURNADDR(Op, DAG);
6797   case ISD::FRAMEADDR:          return LowerFRAMEADDR(Op, DAG);
6798   }
6799 }
6800
6801 void PPCTargetLowering::ReplaceNodeResults(SDNode *N,
6802                                            SmallVectorImpl<SDValue>&Results,
6803                                            SelectionDAG &DAG) const {
6804   SDLoc dl(N);
6805   switch (N->getOpcode()) {
6806   default:
6807     llvm_unreachable("Do not know how to custom type legalize this operation!");
6808   case ISD::READCYCLECOUNTER: {
6809     SDVTList VTs = DAG.getVTList(MVT::i32, MVT::i32, MVT::Other);
6810     SDValue RTB = DAG.getNode(PPCISD::READ_TIME_BASE, dl, VTs, N->getOperand(0));
6811
6812     Results.push_back(RTB);
6813     Results.push_back(RTB.getValue(1));
6814     Results.push_back(RTB.getValue(2));
6815     break;
6816   }
6817   case ISD::INTRINSIC_W_CHAIN: {
6818     if (cast<ConstantSDNode>(N->getOperand(1))->getZExtValue() !=
6819         Intrinsic::ppc_is_decremented_ctr_nonzero)
6820       break;
6821
6822     assert(N->getValueType(0) == MVT::i1 &&
6823            "Unexpected result type for CTR decrement intrinsic");
6824     EVT SVT = getSetCCResultType(*DAG.getContext(), N->getValueType(0));
6825     SDVTList VTs = DAG.getVTList(SVT, MVT::Other);
6826     SDValue NewInt = DAG.getNode(N->getOpcode(), dl, VTs, N->getOperand(0),
6827                                  N->getOperand(1)); 
6828
6829     Results.push_back(NewInt);
6830     Results.push_back(NewInt.getValue(1));
6831     break;
6832   }
6833   case ISD::VAARG: {
6834     if (!Subtarget.isSVR4ABI() || Subtarget.isPPC64())
6835       return;
6836
6837     EVT VT = N->getValueType(0);
6838
6839     if (VT == MVT::i64) {
6840       SDValue NewNode = LowerVAARG(SDValue(N, 1), DAG, Subtarget);
6841
6842       Results.push_back(NewNode);
6843       Results.push_back(NewNode.getValue(1));
6844     }
6845     return;
6846   }
6847   case ISD::FP_ROUND_INREG: {
6848     assert(N->getValueType(0) == MVT::ppcf128);
6849     assert(N->getOperand(0).getValueType() == MVT::ppcf128);
6850     SDValue Lo = DAG.getNode(ISD::EXTRACT_ELEMENT, dl,
6851                              MVT::f64, N->getOperand(0),
6852                              DAG.getIntPtrConstant(0));
6853     SDValue Hi = DAG.getNode(ISD::EXTRACT_ELEMENT, dl,
6854                              MVT::f64, N->getOperand(0),
6855                              DAG.getIntPtrConstant(1));
6856
6857     // Add the two halves of the long double in round-to-zero mode.
6858     SDValue FPreg = DAG.getNode(PPCISD::FADDRTZ, dl, MVT::f64, Lo, Hi);
6859
6860     // We know the low half is about to be thrown away, so just use something
6861     // convenient.
6862     Results.push_back(DAG.getNode(ISD::BUILD_PAIR, dl, MVT::ppcf128,
6863                                 FPreg, FPreg));
6864     return;
6865   }
6866   case ISD::FP_TO_SINT:
6867     // LowerFP_TO_INT() can only handle f32 and f64.
6868     if (N->getOperand(0).getValueType() == MVT::ppcf128)
6869       return;
6870     Results.push_back(LowerFP_TO_INT(SDValue(N, 0), DAG, dl));
6871     return;
6872   }
6873 }
6874
6875
6876 //===----------------------------------------------------------------------===//
6877 //  Other Lowering Code
6878 //===----------------------------------------------------------------------===//
6879
6880 static Instruction* callIntrinsic(IRBuilder<> &Builder, Intrinsic::ID Id) {
6881   Module *M = Builder.GetInsertBlock()->getParent()->getParent();
6882   Function *Func = Intrinsic::getDeclaration(M, Id);
6883   return Builder.CreateCall(Func);
6884 }
6885
6886 // The mappings for emitLeading/TrailingFence is taken from
6887 // http://www.cl.cam.ac.uk/~pes20/cpp/cpp0xmappings.html
6888 Instruction* PPCTargetLowering::emitLeadingFence(IRBuilder<> &Builder,
6889                                          AtomicOrdering Ord, bool IsStore,
6890                                          bool IsLoad) const {
6891   if (Ord == SequentiallyConsistent)
6892     return callIntrinsic(Builder, Intrinsic::ppc_sync);
6893   else if (isAtLeastRelease(Ord))
6894     return callIntrinsic(Builder, Intrinsic::ppc_lwsync);
6895   else
6896     return nullptr;
6897 }
6898
6899 Instruction* PPCTargetLowering::emitTrailingFence(IRBuilder<> &Builder,
6900                                           AtomicOrdering Ord, bool IsStore,
6901                                           bool IsLoad) const {
6902   if (IsLoad && isAtLeastAcquire(Ord))
6903     return callIntrinsic(Builder, Intrinsic::ppc_lwsync);
6904   // FIXME: this is too conservative, a dependent branch + isync is enough.
6905   // See http://www.cl.cam.ac.uk/~pes20/cpp/cpp0xmappings.html and
6906   // http://www.rdrop.com/users/paulmck/scalability/paper/N2745r.2011.03.04a.html
6907   // and http://www.cl.cam.ac.uk/~pes20/cppppc/ for justification.
6908   else
6909     return nullptr;
6910 }
6911
6912 MachineBasicBlock *
6913 PPCTargetLowering::EmitAtomicBinary(MachineInstr *MI, MachineBasicBlock *BB,
6914                                     bool is64bit, unsigned BinOpcode) const {
6915   // This also handles ATOMIC_SWAP, indicated by BinOpcode==0.
6916   const TargetInstrInfo *TII = Subtarget.getInstrInfo();
6917
6918   const BasicBlock *LLVM_BB = BB->getBasicBlock();
6919   MachineFunction *F = BB->getParent();
6920   MachineFunction::iterator It = BB;
6921   ++It;
6922
6923   unsigned dest = MI->getOperand(0).getReg();
6924   unsigned ptrA = MI->getOperand(1).getReg();
6925   unsigned ptrB = MI->getOperand(2).getReg();
6926   unsigned incr = MI->getOperand(3).getReg();
6927   DebugLoc dl = MI->getDebugLoc();
6928
6929   MachineBasicBlock *loopMBB = F->CreateMachineBasicBlock(LLVM_BB);
6930   MachineBasicBlock *exitMBB = F->CreateMachineBasicBlock(LLVM_BB);
6931   F->insert(It, loopMBB);
6932   F->insert(It, exitMBB);
6933   exitMBB->splice(exitMBB->begin(), BB,
6934                   std::next(MachineBasicBlock::iterator(MI)), BB->end());
6935   exitMBB->transferSuccessorsAndUpdatePHIs(BB);
6936
6937   MachineRegisterInfo &RegInfo = F->getRegInfo();
6938   unsigned TmpReg = (!BinOpcode) ? incr :
6939     RegInfo.createVirtualRegister( is64bit ? &PPC::G8RCRegClass
6940                                            : &PPC::GPRCRegClass);
6941
6942   //  thisMBB:
6943   //   ...
6944   //   fallthrough --> loopMBB
6945   BB->addSuccessor(loopMBB);
6946
6947   //  loopMBB:
6948   //   l[wd]arx dest, ptr
6949   //   add r0, dest, incr
6950   //   st[wd]cx. r0, ptr
6951   //   bne- loopMBB
6952   //   fallthrough --> exitMBB
6953   BB = loopMBB;
6954   BuildMI(BB, dl, TII->get(is64bit ? PPC::LDARX : PPC::LWARX), dest)
6955     .addReg(ptrA).addReg(ptrB);
6956   if (BinOpcode)
6957     BuildMI(BB, dl, TII->get(BinOpcode), TmpReg).addReg(incr).addReg(dest);
6958   BuildMI(BB, dl, TII->get(is64bit ? PPC::STDCX : PPC::STWCX))
6959     .addReg(TmpReg).addReg(ptrA).addReg(ptrB);
6960   BuildMI(BB, dl, TII->get(PPC::BCC))
6961     .addImm(PPC::PRED_NE).addReg(PPC::CR0).addMBB(loopMBB);
6962   BB->addSuccessor(loopMBB);
6963   BB->addSuccessor(exitMBB);
6964
6965   //  exitMBB:
6966   //   ...
6967   BB = exitMBB;
6968   return BB;
6969 }
6970
6971 MachineBasicBlock *
6972 PPCTargetLowering::EmitPartwordAtomicBinary(MachineInstr *MI,
6973                                             MachineBasicBlock *BB,
6974                                             bool is8bit,    // operation
6975                                             unsigned BinOpcode) const {
6976   // This also handles ATOMIC_SWAP, indicated by BinOpcode==0.
6977   const TargetInstrInfo *TII = Subtarget.getInstrInfo();
6978   // In 64 bit mode we have to use 64 bits for addresses, even though the
6979   // lwarx/stwcx are 32 bits.  With the 32-bit atomics we can use address
6980   // registers without caring whether they're 32 or 64, but here we're
6981   // doing actual arithmetic on the addresses.
6982   bool is64bit = Subtarget.isPPC64();
6983   unsigned ZeroReg = is64bit ? PPC::ZERO8 : PPC::ZERO;
6984
6985   const BasicBlock *LLVM_BB = BB->getBasicBlock();
6986   MachineFunction *F = BB->getParent();
6987   MachineFunction::iterator It = BB;
6988   ++It;
6989
6990   unsigned dest = MI->getOperand(0).getReg();
6991   unsigned ptrA = MI->getOperand(1).getReg();
6992   unsigned ptrB = MI->getOperand(2).getReg();
6993   unsigned incr = MI->getOperand(3).getReg();
6994   DebugLoc dl = MI->getDebugLoc();
6995
6996   MachineBasicBlock *loopMBB = F->CreateMachineBasicBlock(LLVM_BB);
6997   MachineBasicBlock *exitMBB = F->CreateMachineBasicBlock(LLVM_BB);
6998   F->insert(It, loopMBB);
6999   F->insert(It, exitMBB);
7000   exitMBB->splice(exitMBB->begin(), BB,
7001                   std::next(MachineBasicBlock::iterator(MI)), BB->end());
7002   exitMBB->transferSuccessorsAndUpdatePHIs(BB);
7003
7004   MachineRegisterInfo &RegInfo = F->getRegInfo();
7005   const TargetRegisterClass *RC = is64bit ? &PPC::G8RCRegClass
7006                                           : &PPC::GPRCRegClass;
7007   unsigned PtrReg = RegInfo.createVirtualRegister(RC);
7008   unsigned Shift1Reg = RegInfo.createVirtualRegister(RC);
7009   unsigned ShiftReg = RegInfo.createVirtualRegister(RC);
7010   unsigned Incr2Reg = RegInfo.createVirtualRegister(RC);
7011   unsigned MaskReg = RegInfo.createVirtualRegister(RC);
7012   unsigned Mask2Reg = RegInfo.createVirtualRegister(RC);
7013   unsigned Mask3Reg = RegInfo.createVirtualRegister(RC);
7014   unsigned Tmp2Reg = RegInfo.createVirtualRegister(RC);
7015   unsigned Tmp3Reg = RegInfo.createVirtualRegister(RC);
7016   unsigned Tmp4Reg = RegInfo.createVirtualRegister(RC);
7017   unsigned TmpDestReg = RegInfo.createVirtualRegister(RC);
7018   unsigned Ptr1Reg;
7019   unsigned TmpReg = (!BinOpcode) ? Incr2Reg : RegInfo.createVirtualRegister(RC);
7020
7021   //  thisMBB:
7022   //   ...
7023   //   fallthrough --> loopMBB
7024   BB->addSuccessor(loopMBB);
7025
7026   // The 4-byte load must be aligned, while a char or short may be
7027   // anywhere in the word.  Hence all this nasty bookkeeping code.
7028   //   add ptr1, ptrA, ptrB [copy if ptrA==0]
7029   //   rlwinm shift1, ptr1, 3, 27, 28 [3, 27, 27]
7030   //   xori shift, shift1, 24 [16]
7031   //   rlwinm ptr, ptr1, 0, 0, 29
7032   //   slw incr2, incr, shift
7033   //   li mask2, 255 [li mask3, 0; ori mask2, mask3, 65535]
7034   //   slw mask, mask2, shift
7035   //  loopMBB:
7036   //   lwarx tmpDest, ptr
7037   //   add tmp, tmpDest, incr2
7038   //   andc tmp2, tmpDest, mask
7039   //   and tmp3, tmp, mask
7040   //   or tmp4, tmp3, tmp2
7041   //   stwcx. tmp4, ptr
7042   //   bne- loopMBB
7043   //   fallthrough --> exitMBB
7044   //   srw dest, tmpDest, shift
7045   if (ptrA != ZeroReg) {
7046     Ptr1Reg = RegInfo.createVirtualRegister(RC);
7047     BuildMI(BB, dl, TII->get(is64bit ? PPC::ADD8 : PPC::ADD4), Ptr1Reg)
7048       .addReg(ptrA).addReg(ptrB);
7049   } else {
7050     Ptr1Reg = ptrB;
7051   }
7052   BuildMI(BB, dl, TII->get(PPC::RLWINM), Shift1Reg).addReg(Ptr1Reg)
7053       .addImm(3).addImm(27).addImm(is8bit ? 28 : 27);
7054   BuildMI(BB, dl, TII->get(is64bit ? PPC::XORI8 : PPC::XORI), ShiftReg)
7055       .addReg(Shift1Reg).addImm(is8bit ? 24 : 16);
7056   if (is64bit)
7057     BuildMI(BB, dl, TII->get(PPC::RLDICR), PtrReg)
7058       .addReg(Ptr1Reg).addImm(0).addImm(61);
7059   else
7060     BuildMI(BB, dl, TII->get(PPC::RLWINM), PtrReg)
7061       .addReg(Ptr1Reg).addImm(0).addImm(0).addImm(29);
7062   BuildMI(BB, dl, TII->get(PPC::SLW), Incr2Reg)
7063       .addReg(incr).addReg(ShiftReg);
7064   if (is8bit)
7065     BuildMI(BB, dl, TII->get(PPC::LI), Mask2Reg).addImm(255);
7066   else {
7067     BuildMI(BB, dl, TII->get(PPC::LI), Mask3Reg).addImm(0);
7068     BuildMI(BB, dl, TII->get(PPC::ORI),Mask2Reg).addReg(Mask3Reg).addImm(65535);
7069   }
7070   BuildMI(BB, dl, TII->get(PPC::SLW), MaskReg)
7071       .addReg(Mask2Reg).addReg(ShiftReg);
7072
7073   BB = loopMBB;
7074   BuildMI(BB, dl, TII->get(PPC::LWARX), TmpDestReg)
7075     .addReg(ZeroReg).addReg(PtrReg);
7076   if (BinOpcode)
7077     BuildMI(BB, dl, TII->get(BinOpcode), TmpReg)
7078       .addReg(Incr2Reg).addReg(TmpDestReg);
7079   BuildMI(BB, dl, TII->get(is64bit ? PPC::ANDC8 : PPC::ANDC), Tmp2Reg)
7080     .addReg(TmpDestReg).addReg(MaskReg);
7081   BuildMI(BB, dl, TII->get(is64bit ? PPC::AND8 : PPC::AND), Tmp3Reg)
7082     .addReg(TmpReg).addReg(MaskReg);
7083   BuildMI(BB, dl, TII->get(is64bit ? PPC::OR8 : PPC::OR), Tmp4Reg)
7084     .addReg(Tmp3Reg).addReg(Tmp2Reg);
7085   BuildMI(BB, dl, TII->get(PPC::STWCX))
7086     .addReg(Tmp4Reg).addReg(ZeroReg).addReg(PtrReg);
7087   BuildMI(BB, dl, TII->get(PPC::BCC))
7088     .addImm(PPC::PRED_NE).addReg(PPC::CR0).addMBB(loopMBB);
7089   BB->addSuccessor(loopMBB);
7090   BB->addSuccessor(exitMBB);
7091
7092   //  exitMBB:
7093   //   ...
7094   BB = exitMBB;
7095   BuildMI(*BB, BB->begin(), dl, TII->get(PPC::SRW), dest).addReg(TmpDestReg)
7096     .addReg(ShiftReg);
7097   return BB;
7098 }
7099
7100 llvm::MachineBasicBlock*
7101 PPCTargetLowering::emitEHSjLjSetJmp(MachineInstr *MI,
7102                                     MachineBasicBlock *MBB) const {
7103   DebugLoc DL = MI->getDebugLoc();
7104   const TargetInstrInfo *TII = Subtarget.getInstrInfo();
7105
7106   MachineFunction *MF = MBB->getParent();
7107   MachineRegisterInfo &MRI = MF->getRegInfo();
7108
7109   const BasicBlock *BB = MBB->getBasicBlock();
7110   MachineFunction::iterator I = MBB;
7111   ++I;
7112
7113   // Memory Reference
7114   MachineInstr::mmo_iterator MMOBegin = MI->memoperands_begin();
7115   MachineInstr::mmo_iterator MMOEnd = MI->memoperands_end();
7116
7117   unsigned DstReg = MI->getOperand(0).getReg();
7118   const TargetRegisterClass *RC = MRI.getRegClass(DstReg);
7119   assert(RC->hasType(MVT::i32) && "Invalid destination!");
7120   unsigned mainDstReg = MRI.createVirtualRegister(RC);
7121   unsigned restoreDstReg = MRI.createVirtualRegister(RC);
7122
7123   MVT PVT = getPointerTy();
7124   assert((PVT == MVT::i64 || PVT == MVT::i32) &&
7125          "Invalid Pointer Size!");
7126   // For v = setjmp(buf), we generate
7127   //
7128   // thisMBB:
7129   //  SjLjSetup mainMBB
7130   //  bl mainMBB
7131   //  v_restore = 1
7132   //  b sinkMBB
7133   //
7134   // mainMBB:
7135   //  buf[LabelOffset] = LR
7136   //  v_main = 0
7137   //
7138   // sinkMBB:
7139   //  v = phi(main, restore)
7140   //
7141
7142   MachineBasicBlock *thisMBB = MBB;
7143   MachineBasicBlock *mainMBB = MF->CreateMachineBasicBlock(BB);
7144   MachineBasicBlock *sinkMBB = MF->CreateMachineBasicBlock(BB);
7145   MF->insert(I, mainMBB);
7146   MF->insert(I, sinkMBB);
7147
7148   MachineInstrBuilder MIB;
7149
7150   // Transfer the remainder of BB and its successor edges to sinkMBB.
7151   sinkMBB->splice(sinkMBB->begin(), MBB,
7152                   std::next(MachineBasicBlock::iterator(MI)), MBB->end());
7153   sinkMBB->transferSuccessorsAndUpdatePHIs(MBB);
7154
7155   // Note that the structure of the jmp_buf used here is not compatible
7156   // with that used by libc, and is not designed to be. Specifically, it
7157   // stores only those 'reserved' registers that LLVM does not otherwise
7158   // understand how to spill. Also, by convention, by the time this
7159   // intrinsic is called, Clang has already stored the frame address in the
7160   // first slot of the buffer and stack address in the third. Following the
7161   // X86 target code, we'll store the jump address in the second slot. We also
7162   // need to save the TOC pointer (R2) to handle jumps between shared
7163   // libraries, and that will be stored in the fourth slot. The thread
7164   // identifier (R13) is not affected.
7165
7166   // thisMBB:
7167   const int64_t LabelOffset = 1 * PVT.getStoreSize();
7168   const int64_t TOCOffset   = 3 * PVT.getStoreSize();
7169   const int64_t BPOffset    = 4 * PVT.getStoreSize();
7170
7171   // Prepare IP either in reg.
7172   const TargetRegisterClass *PtrRC = getRegClassFor(PVT);
7173   unsigned LabelReg = MRI.createVirtualRegister(PtrRC);
7174   unsigned BufReg = MI->getOperand(1).getReg();
7175
7176   if (Subtarget.isPPC64() && Subtarget.isSVR4ABI()) {
7177     setUsesTOCBasePtr(*MBB->getParent());
7178     MIB = BuildMI(*thisMBB, MI, DL, TII->get(PPC::STD))
7179             .addReg(PPC::X2)
7180             .addImm(TOCOffset)
7181             .addReg(BufReg);
7182     MIB.setMemRefs(MMOBegin, MMOEnd);
7183   }
7184
7185   // Naked functions never have a base pointer, and so we use r1. For all
7186   // other functions, this decision must be delayed until during PEI.
7187   unsigned BaseReg;
7188   if (MF->getFunction()->hasFnAttribute(Attribute::Naked))
7189     BaseReg = Subtarget.isPPC64() ? PPC::X1 : PPC::R1;
7190   else
7191     BaseReg = Subtarget.isPPC64() ? PPC::BP8 : PPC::BP;
7192
7193   MIB = BuildMI(*thisMBB, MI, DL,
7194                 TII->get(Subtarget.isPPC64() ? PPC::STD : PPC::STW))
7195             .addReg(BaseReg)
7196             .addImm(BPOffset)
7197             .addReg(BufReg);
7198   MIB.setMemRefs(MMOBegin, MMOEnd);
7199
7200   // Setup
7201   MIB = BuildMI(*thisMBB, MI, DL, TII->get(PPC::BCLalways)).addMBB(mainMBB);
7202   const PPCRegisterInfo *TRI = Subtarget.getRegisterInfo();
7203   MIB.addRegMask(TRI->getNoPreservedMask());
7204
7205   BuildMI(*thisMBB, MI, DL, TII->get(PPC::LI), restoreDstReg).addImm(1);
7206
7207   MIB = BuildMI(*thisMBB, MI, DL, TII->get(PPC::EH_SjLj_Setup))
7208           .addMBB(mainMBB);
7209   MIB = BuildMI(*thisMBB, MI, DL, TII->get(PPC::B)).addMBB(sinkMBB);
7210
7211   thisMBB->addSuccessor(mainMBB, /* weight */ 0);
7212   thisMBB->addSuccessor(sinkMBB, /* weight */ 1);
7213
7214   // mainMBB:
7215   //  mainDstReg = 0
7216   MIB =
7217       BuildMI(mainMBB, DL,
7218               TII->get(Subtarget.isPPC64() ? PPC::MFLR8 : PPC::MFLR), LabelReg);
7219
7220   // Store IP
7221   if (Subtarget.isPPC64()) {
7222     MIB = BuildMI(mainMBB, DL, TII->get(PPC::STD))
7223             .addReg(LabelReg)
7224             .addImm(LabelOffset)
7225             .addReg(BufReg);
7226   } else {
7227     MIB = BuildMI(mainMBB, DL, TII->get(PPC::STW))
7228             .addReg(LabelReg)
7229             .addImm(LabelOffset)
7230             .addReg(BufReg);
7231   }
7232
7233   MIB.setMemRefs(MMOBegin, MMOEnd);
7234
7235   BuildMI(mainMBB, DL, TII->get(PPC::LI), mainDstReg).addImm(0);
7236   mainMBB->addSuccessor(sinkMBB);
7237
7238   // sinkMBB:
7239   BuildMI(*sinkMBB, sinkMBB->begin(), DL,
7240           TII->get(PPC::PHI), DstReg)
7241     .addReg(mainDstReg).addMBB(mainMBB)
7242     .addReg(restoreDstReg).addMBB(thisMBB);
7243
7244   MI->eraseFromParent();
7245   return sinkMBB;
7246 }
7247
7248 MachineBasicBlock *
7249 PPCTargetLowering::emitEHSjLjLongJmp(MachineInstr *MI,
7250                                      MachineBasicBlock *MBB) const {
7251   DebugLoc DL = MI->getDebugLoc();
7252   const TargetInstrInfo *TII = Subtarget.getInstrInfo();
7253
7254   MachineFunction *MF = MBB->getParent();
7255   MachineRegisterInfo &MRI = MF->getRegInfo();
7256
7257   // Memory Reference
7258   MachineInstr::mmo_iterator MMOBegin = MI->memoperands_begin();
7259   MachineInstr::mmo_iterator MMOEnd = MI->memoperands_end();
7260
7261   MVT PVT = getPointerTy();
7262   assert((PVT == MVT::i64 || PVT == MVT::i32) &&
7263          "Invalid Pointer Size!");
7264
7265   const TargetRegisterClass *RC =
7266     (PVT == MVT::i64) ? &PPC::G8RCRegClass : &PPC::GPRCRegClass;
7267   unsigned Tmp = MRI.createVirtualRegister(RC);
7268   // Since FP is only updated here but NOT referenced, it's treated as GPR.
7269   unsigned FP  = (PVT == MVT::i64) ? PPC::X31 : PPC::R31;
7270   unsigned SP  = (PVT == MVT::i64) ? PPC::X1 : PPC::R1;
7271   unsigned BP =
7272       (PVT == MVT::i64)
7273           ? PPC::X30
7274           : (Subtarget.isSVR4ABI() &&
7275                      MF->getTarget().getRelocationModel() == Reloc::PIC_
7276                  ? PPC::R29
7277                  : PPC::R30);
7278
7279   MachineInstrBuilder MIB;
7280
7281   const int64_t LabelOffset = 1 * PVT.getStoreSize();
7282   const int64_t SPOffset    = 2 * PVT.getStoreSize();
7283   const int64_t TOCOffset   = 3 * PVT.getStoreSize();
7284   const int64_t BPOffset    = 4 * PVT.getStoreSize();
7285
7286   unsigned BufReg = MI->getOperand(0).getReg();
7287
7288   // Reload FP (the jumped-to function may not have had a
7289   // frame pointer, and if so, then its r31 will be restored
7290   // as necessary).
7291   if (PVT == MVT::i64) {
7292     MIB = BuildMI(*MBB, MI, DL, TII->get(PPC::LD), FP)
7293             .addImm(0)
7294             .addReg(BufReg);
7295   } else {
7296     MIB = BuildMI(*MBB, MI, DL, TII->get(PPC::LWZ), FP)
7297             .addImm(0)
7298             .addReg(BufReg);
7299   }
7300   MIB.setMemRefs(MMOBegin, MMOEnd);
7301
7302   // Reload IP
7303   if (PVT == MVT::i64) {
7304     MIB = BuildMI(*MBB, MI, DL, TII->get(PPC::LD), Tmp)
7305             .addImm(LabelOffset)
7306             .addReg(BufReg);
7307   } else {
7308     MIB = BuildMI(*MBB, MI, DL, TII->get(PPC::LWZ), Tmp)
7309             .addImm(LabelOffset)
7310             .addReg(BufReg);
7311   }
7312   MIB.setMemRefs(MMOBegin, MMOEnd);
7313
7314   // Reload SP
7315   if (PVT == MVT::i64) {
7316     MIB = BuildMI(*MBB, MI, DL, TII->get(PPC::LD), SP)
7317             .addImm(SPOffset)
7318             .addReg(BufReg);
7319   } else {
7320     MIB = BuildMI(*MBB, MI, DL, TII->get(PPC::LWZ), SP)
7321             .addImm(SPOffset)
7322             .addReg(BufReg);
7323   }
7324   MIB.setMemRefs(MMOBegin, MMOEnd);
7325
7326   // Reload BP
7327   if (PVT == MVT::i64) {
7328     MIB = BuildMI(*MBB, MI, DL, TII->get(PPC::LD), BP)
7329             .addImm(BPOffset)
7330             .addReg(BufReg);
7331   } else {
7332     MIB = BuildMI(*MBB, MI, DL, TII->get(PPC::LWZ), BP)
7333             .addImm(BPOffset)
7334             .addReg(BufReg);
7335   }
7336   MIB.setMemRefs(MMOBegin, MMOEnd);
7337
7338   // Reload TOC
7339   if (PVT == MVT::i64 && Subtarget.isSVR4ABI()) {
7340     setUsesTOCBasePtr(*MBB->getParent());
7341     MIB = BuildMI(*MBB, MI, DL, TII->get(PPC::LD), PPC::X2)
7342             .addImm(TOCOffset)
7343             .addReg(BufReg);
7344
7345     MIB.setMemRefs(MMOBegin, MMOEnd);
7346   }
7347
7348   // Jump
7349   BuildMI(*MBB, MI, DL,
7350           TII->get(PVT == MVT::i64 ? PPC::MTCTR8 : PPC::MTCTR)).addReg(Tmp);
7351   BuildMI(*MBB, MI, DL, TII->get(PVT == MVT::i64 ? PPC::BCTR8 : PPC::BCTR));
7352
7353   MI->eraseFromParent();
7354   return MBB;
7355 }
7356
7357 MachineBasicBlock *
7358 PPCTargetLowering::EmitInstrWithCustomInserter(MachineInstr *MI,
7359                                                MachineBasicBlock *BB) const {
7360   if (MI->getOpcode() == TargetOpcode::STACKMAP ||
7361       MI->getOpcode() == TargetOpcode::PATCHPOINT) {
7362     if (Subtarget.isPPC64() && Subtarget.isSVR4ABI() &&
7363         MI->getOpcode() == TargetOpcode::PATCHPOINT) {
7364       // Call lowering should have added an r2 operand to indicate a dependence
7365       // on the TOC base pointer value. It can't however, because there is no
7366       // way to mark the dependence as implicit there, and so the stackmap code
7367       // will confuse it with a regular operand. Instead, add the dependence
7368       // here.
7369       setUsesTOCBasePtr(*BB->getParent());
7370       MI->addOperand(MachineOperand::CreateReg(PPC::X2, false, true));
7371     }
7372
7373     return emitPatchPoint(MI, BB);
7374   }
7375
7376   if (MI->getOpcode() == PPC::EH_SjLj_SetJmp32 ||
7377       MI->getOpcode() == PPC::EH_SjLj_SetJmp64) {
7378     return emitEHSjLjSetJmp(MI, BB);
7379   } else if (MI->getOpcode() == PPC::EH_SjLj_LongJmp32 ||
7380              MI->getOpcode() == PPC::EH_SjLj_LongJmp64) {
7381     return emitEHSjLjLongJmp(MI, BB);
7382   }
7383
7384   const TargetInstrInfo *TII = Subtarget.getInstrInfo();
7385
7386   // To "insert" these instructions we actually have to insert their
7387   // control-flow patterns.
7388   const BasicBlock *LLVM_BB = BB->getBasicBlock();
7389   MachineFunction::iterator It = BB;
7390   ++It;
7391
7392   MachineFunction *F = BB->getParent();
7393
7394   if (Subtarget.hasISEL() && (MI->getOpcode() == PPC::SELECT_CC_I4 ||
7395                               MI->getOpcode() == PPC::SELECT_CC_I8 ||
7396                               MI->getOpcode() == PPC::SELECT_I4 ||
7397                               MI->getOpcode() == PPC::SELECT_I8)) {
7398     SmallVector<MachineOperand, 2> Cond;
7399     if (MI->getOpcode() == PPC::SELECT_CC_I4 ||
7400         MI->getOpcode() == PPC::SELECT_CC_I8)
7401       Cond.push_back(MI->getOperand(4));
7402     else
7403       Cond.push_back(MachineOperand::CreateImm(PPC::PRED_BIT_SET));
7404     Cond.push_back(MI->getOperand(1));
7405
7406     DebugLoc dl = MI->getDebugLoc();
7407     TII->insertSelect(*BB, MI, dl, MI->getOperand(0).getReg(),
7408                       Cond, MI->getOperand(2).getReg(),
7409                       MI->getOperand(3).getReg());
7410   } else if (MI->getOpcode() == PPC::SELECT_CC_I4 ||
7411              MI->getOpcode() == PPC::SELECT_CC_I8 ||
7412              MI->getOpcode() == PPC::SELECT_CC_F4 ||
7413              MI->getOpcode() == PPC::SELECT_CC_F8 ||
7414              MI->getOpcode() == PPC::SELECT_CC_VRRC ||
7415              MI->getOpcode() == PPC::SELECT_CC_VSFRC ||
7416              MI->getOpcode() == PPC::SELECT_CC_VSRC ||
7417              MI->getOpcode() == PPC::SELECT_I4 ||
7418              MI->getOpcode() == PPC::SELECT_I8 ||
7419              MI->getOpcode() == PPC::SELECT_F4 ||
7420              MI->getOpcode() == PPC::SELECT_F8 ||
7421              MI->getOpcode() == PPC::SELECT_VRRC ||
7422              MI->getOpcode() == PPC::SELECT_VSFRC ||
7423              MI->getOpcode() == PPC::SELECT_VSRC) {
7424     // The incoming instruction knows the destination vreg to set, the
7425     // condition code register to branch on, the true/false values to
7426     // select between, and a branch opcode to use.
7427
7428     //  thisMBB:
7429     //  ...
7430     //   TrueVal = ...
7431     //   cmpTY ccX, r1, r2
7432     //   bCC copy1MBB
7433     //   fallthrough --> copy0MBB
7434     MachineBasicBlock *thisMBB = BB;
7435     MachineBasicBlock *copy0MBB = F->CreateMachineBasicBlock(LLVM_BB);
7436     MachineBasicBlock *sinkMBB = F->CreateMachineBasicBlock(LLVM_BB);
7437     DebugLoc dl = MI->getDebugLoc();
7438     F->insert(It, copy0MBB);
7439     F->insert(It, sinkMBB);
7440
7441     // Transfer the remainder of BB and its successor edges to sinkMBB.
7442     sinkMBB->splice(sinkMBB->begin(), BB,
7443                     std::next(MachineBasicBlock::iterator(MI)), BB->end());
7444     sinkMBB->transferSuccessorsAndUpdatePHIs(BB);
7445
7446     // Next, add the true and fallthrough blocks as its successors.
7447     BB->addSuccessor(copy0MBB);
7448     BB->addSuccessor(sinkMBB);
7449
7450     if (MI->getOpcode() == PPC::SELECT_I4 ||
7451         MI->getOpcode() == PPC::SELECT_I8 ||
7452         MI->getOpcode() == PPC::SELECT_F4 ||
7453         MI->getOpcode() == PPC::SELECT_F8 ||
7454         MI->getOpcode() == PPC::SELECT_VRRC ||
7455         MI->getOpcode() == PPC::SELECT_VSFRC ||
7456         MI->getOpcode() == PPC::SELECT_VSRC) {
7457       BuildMI(BB, dl, TII->get(PPC::BC))
7458         .addReg(MI->getOperand(1).getReg()).addMBB(sinkMBB);
7459     } else {
7460       unsigned SelectPred = MI->getOperand(4).getImm();
7461       BuildMI(BB, dl, TII->get(PPC::BCC))
7462         .addImm(SelectPred).addReg(MI->getOperand(1).getReg()).addMBB(sinkMBB);
7463     }
7464
7465     //  copy0MBB:
7466     //   %FalseValue = ...
7467     //   # fallthrough to sinkMBB
7468     BB = copy0MBB;
7469
7470     // Update machine-CFG edges
7471     BB->addSuccessor(sinkMBB);
7472
7473     //  sinkMBB:
7474     //   %Result = phi [ %FalseValue, copy0MBB ], [ %TrueValue, thisMBB ]
7475     //  ...
7476     BB = sinkMBB;
7477     BuildMI(*BB, BB->begin(), dl,
7478             TII->get(PPC::PHI), MI->getOperand(0).getReg())
7479       .addReg(MI->getOperand(3).getReg()).addMBB(copy0MBB)
7480       .addReg(MI->getOperand(2).getReg()).addMBB(thisMBB);
7481   } else if (MI->getOpcode() == PPC::ReadTB) {
7482     // To read the 64-bit time-base register on a 32-bit target, we read the
7483     // two halves. Should the counter have wrapped while it was being read, we
7484     // need to try again.
7485     // ...
7486     // readLoop:
7487     // mfspr Rx,TBU # load from TBU
7488     // mfspr Ry,TB  # load from TB
7489     // mfspr Rz,TBU # load from TBU
7490     // cmpw crX,Rx,Rz # check if â€˜old’=’new’
7491     // bne readLoop   # branch if they're not equal
7492     // ...
7493
7494     MachineBasicBlock *readMBB = F->CreateMachineBasicBlock(LLVM_BB);
7495     MachineBasicBlock *sinkMBB = F->CreateMachineBasicBlock(LLVM_BB);
7496     DebugLoc dl = MI->getDebugLoc();
7497     F->insert(It, readMBB);
7498     F->insert(It, sinkMBB);
7499
7500     // Transfer the remainder of BB and its successor edges to sinkMBB.
7501     sinkMBB->splice(sinkMBB->begin(), BB,
7502                     std::next(MachineBasicBlock::iterator(MI)), BB->end());
7503     sinkMBB->transferSuccessorsAndUpdatePHIs(BB);
7504
7505     BB->addSuccessor(readMBB);
7506     BB = readMBB;
7507
7508     MachineRegisterInfo &RegInfo = F->getRegInfo();
7509     unsigned ReadAgainReg = RegInfo.createVirtualRegister(&PPC::GPRCRegClass);
7510     unsigned LoReg = MI->getOperand(0).getReg();
7511     unsigned HiReg = MI->getOperand(1).getReg();
7512
7513     BuildMI(BB, dl, TII->get(PPC::MFSPR), HiReg).addImm(269);
7514     BuildMI(BB, dl, TII->get(PPC::MFSPR), LoReg).addImm(268);
7515     BuildMI(BB, dl, TII->get(PPC::MFSPR), ReadAgainReg).addImm(269);
7516
7517     unsigned CmpReg = RegInfo.createVirtualRegister(&PPC::CRRCRegClass);
7518
7519     BuildMI(BB, dl, TII->get(PPC::CMPW), CmpReg)
7520       .addReg(HiReg).addReg(ReadAgainReg);
7521     BuildMI(BB, dl, TII->get(PPC::BCC))
7522       .addImm(PPC::PRED_NE).addReg(CmpReg).addMBB(readMBB);
7523
7524     BB->addSuccessor(readMBB);
7525     BB->addSuccessor(sinkMBB);
7526   }
7527   else if (MI->getOpcode() == PPC::ATOMIC_LOAD_ADD_I8)
7528     BB = EmitPartwordAtomicBinary(MI, BB, true, PPC::ADD4);
7529   else if (MI->getOpcode() == PPC::ATOMIC_LOAD_ADD_I16)
7530     BB = EmitPartwordAtomicBinary(MI, BB, false, PPC::ADD4);
7531   else if (MI->getOpcode() == PPC::ATOMIC_LOAD_ADD_I32)
7532     BB = EmitAtomicBinary(MI, BB, false, PPC::ADD4);
7533   else if (MI->getOpcode() == PPC::ATOMIC_LOAD_ADD_I64)
7534     BB = EmitAtomicBinary(MI, BB, true, PPC::ADD8);
7535
7536   else if (MI->getOpcode() == PPC::ATOMIC_LOAD_AND_I8)
7537     BB = EmitPartwordAtomicBinary(MI, BB, true, PPC::AND);
7538   else if (MI->getOpcode() == PPC::ATOMIC_LOAD_AND_I16)
7539     BB = EmitPartwordAtomicBinary(MI, BB, false, PPC::AND);
7540   else if (MI->getOpcode() == PPC::ATOMIC_LOAD_AND_I32)
7541     BB = EmitAtomicBinary(MI, BB, false, PPC::AND);
7542   else if (MI->getOpcode() == PPC::ATOMIC_LOAD_AND_I64)
7543     BB = EmitAtomicBinary(MI, BB, true, PPC::AND8);
7544
7545   else if (MI->getOpcode() == PPC::ATOMIC_LOAD_OR_I8)
7546     BB = EmitPartwordAtomicBinary(MI, BB, true, PPC::OR);
7547   else if (MI->getOpcode() == PPC::ATOMIC_LOAD_OR_I16)
7548     BB = EmitPartwordAtomicBinary(MI, BB, false, PPC::OR);
7549   else if (MI->getOpcode() == PPC::ATOMIC_LOAD_OR_I32)
7550     BB = EmitAtomicBinary(MI, BB, false, PPC::OR);
7551   else if (MI->getOpcode() == PPC::ATOMIC_LOAD_OR_I64)
7552     BB = EmitAtomicBinary(MI, BB, true, PPC::OR8);
7553
7554   else if (MI->getOpcode() == PPC::ATOMIC_LOAD_XOR_I8)
7555     BB = EmitPartwordAtomicBinary(MI, BB, true, PPC::XOR);
7556   else if (MI->getOpcode() == PPC::ATOMIC_LOAD_XOR_I16)
7557     BB = EmitPartwordAtomicBinary(MI, BB, false, PPC::XOR);
7558   else if (MI->getOpcode() == PPC::ATOMIC_LOAD_XOR_I32)
7559     BB = EmitAtomicBinary(MI, BB, false, PPC::XOR);
7560   else if (MI->getOpcode() == PPC::ATOMIC_LOAD_XOR_I64)
7561     BB = EmitAtomicBinary(MI, BB, true, PPC::XOR8);
7562
7563   else if (MI->getOpcode() == PPC::ATOMIC_LOAD_NAND_I8)
7564     BB = EmitPartwordAtomicBinary(MI, BB, true, PPC::NAND);
7565   else if (MI->getOpcode() == PPC::ATOMIC_LOAD_NAND_I16)
7566     BB = EmitPartwordAtomicBinary(MI, BB, false, PPC::NAND);
7567   else if (MI->getOpcode() == PPC::ATOMIC_LOAD_NAND_I32)
7568     BB = EmitAtomicBinary(MI, BB, false, PPC::NAND);
7569   else if (MI->getOpcode() == PPC::ATOMIC_LOAD_NAND_I64)
7570     BB = EmitAtomicBinary(MI, BB, true, PPC::NAND8);
7571
7572   else if (MI->getOpcode() == PPC::ATOMIC_LOAD_SUB_I8)
7573     BB = EmitPartwordAtomicBinary(MI, BB, true, PPC::SUBF);
7574   else if (MI->getOpcode() == PPC::ATOMIC_LOAD_SUB_I16)
7575     BB = EmitPartwordAtomicBinary(MI, BB, false, PPC::SUBF);
7576   else if (MI->getOpcode() == PPC::ATOMIC_LOAD_SUB_I32)
7577     BB = EmitAtomicBinary(MI, BB, false, PPC::SUBF);
7578   else if (MI->getOpcode() == PPC::ATOMIC_LOAD_SUB_I64)
7579     BB = EmitAtomicBinary(MI, BB, true, PPC::SUBF8);
7580
7581   else if (MI->getOpcode() == PPC::ATOMIC_SWAP_I8)
7582     BB = EmitPartwordAtomicBinary(MI, BB, true, 0);
7583   else if (MI->getOpcode() == PPC::ATOMIC_SWAP_I16)
7584     BB = EmitPartwordAtomicBinary(MI, BB, false, 0);
7585   else if (MI->getOpcode() == PPC::ATOMIC_SWAP_I32)
7586     BB = EmitAtomicBinary(MI, BB, false, 0);
7587   else if (MI->getOpcode() == PPC::ATOMIC_SWAP_I64)
7588     BB = EmitAtomicBinary(MI, BB, true, 0);
7589
7590   else if (MI->getOpcode() == PPC::ATOMIC_CMP_SWAP_I32 ||
7591            MI->getOpcode() == PPC::ATOMIC_CMP_SWAP_I64) {
7592     bool is64bit = MI->getOpcode() == PPC::ATOMIC_CMP_SWAP_I64;
7593
7594     unsigned dest   = MI->getOperand(0).getReg();
7595     unsigned ptrA   = MI->getOperand(1).getReg();
7596     unsigned ptrB   = MI->getOperand(2).getReg();
7597     unsigned oldval = MI->getOperand(3).getReg();
7598     unsigned newval = MI->getOperand(4).getReg();
7599     DebugLoc dl     = MI->getDebugLoc();
7600
7601     MachineBasicBlock *loop1MBB = F->CreateMachineBasicBlock(LLVM_BB);
7602     MachineBasicBlock *loop2MBB = F->CreateMachineBasicBlock(LLVM_BB);
7603     MachineBasicBlock *midMBB = F->CreateMachineBasicBlock(LLVM_BB);
7604     MachineBasicBlock *exitMBB = F->CreateMachineBasicBlock(LLVM_BB);
7605     F->insert(It, loop1MBB);
7606     F->insert(It, loop2MBB);
7607     F->insert(It, midMBB);
7608     F->insert(It, exitMBB);
7609     exitMBB->splice(exitMBB->begin(), BB,
7610                     std::next(MachineBasicBlock::iterator(MI)), BB->end());
7611     exitMBB->transferSuccessorsAndUpdatePHIs(BB);
7612
7613     //  thisMBB:
7614     //   ...
7615     //   fallthrough --> loopMBB
7616     BB->addSuccessor(loop1MBB);
7617
7618     // loop1MBB:
7619     //   l[wd]arx dest, ptr
7620     //   cmp[wd] dest, oldval
7621     //   bne- midMBB
7622     // loop2MBB:
7623     //   st[wd]cx. newval, ptr
7624     //   bne- loopMBB
7625     //   b exitBB
7626     // midMBB:
7627     //   st[wd]cx. dest, ptr
7628     // exitBB:
7629     BB = loop1MBB;
7630     BuildMI(BB, dl, TII->get(is64bit ? PPC::LDARX : PPC::LWARX), dest)
7631       .addReg(ptrA).addReg(ptrB);
7632     BuildMI(BB, dl, TII->get(is64bit ? PPC::CMPD : PPC::CMPW), PPC::CR0)
7633       .addReg(oldval).addReg(dest);
7634     BuildMI(BB, dl, TII->get(PPC::BCC))
7635       .addImm(PPC::PRED_NE).addReg(PPC::CR0).addMBB(midMBB);
7636     BB->addSuccessor(loop2MBB);
7637     BB->addSuccessor(midMBB);
7638
7639     BB = loop2MBB;
7640     BuildMI(BB, dl, TII->get(is64bit ? PPC::STDCX : PPC::STWCX))
7641       .addReg(newval).addReg(ptrA).addReg(ptrB);
7642     BuildMI(BB, dl, TII->get(PPC::BCC))
7643       .addImm(PPC::PRED_NE).addReg(PPC::CR0).addMBB(loop1MBB);
7644     BuildMI(BB, dl, TII->get(PPC::B)).addMBB(exitMBB);
7645     BB->addSuccessor(loop1MBB);
7646     BB->addSuccessor(exitMBB);
7647
7648     BB = midMBB;
7649     BuildMI(BB, dl, TII->get(is64bit ? PPC::STDCX : PPC::STWCX))
7650       .addReg(dest).addReg(ptrA).addReg(ptrB);
7651     BB->addSuccessor(exitMBB);
7652
7653     //  exitMBB:
7654     //   ...
7655     BB = exitMBB;
7656   } else if (MI->getOpcode() == PPC::ATOMIC_CMP_SWAP_I8 ||
7657              MI->getOpcode() == PPC::ATOMIC_CMP_SWAP_I16) {
7658     // We must use 64-bit registers for addresses when targeting 64-bit,
7659     // since we're actually doing arithmetic on them.  Other registers
7660     // can be 32-bit.
7661     bool is64bit = Subtarget.isPPC64();
7662     bool is8bit = MI->getOpcode() == PPC::ATOMIC_CMP_SWAP_I8;
7663
7664     unsigned dest   = MI->getOperand(0).getReg();
7665     unsigned ptrA   = MI->getOperand(1).getReg();
7666     unsigned ptrB   = MI->getOperand(2).getReg();
7667     unsigned oldval = MI->getOperand(3).getReg();
7668     unsigned newval = MI->getOperand(4).getReg();
7669     DebugLoc dl     = MI->getDebugLoc();
7670
7671     MachineBasicBlock *loop1MBB = F->CreateMachineBasicBlock(LLVM_BB);
7672     MachineBasicBlock *loop2MBB = F->CreateMachineBasicBlock(LLVM_BB);
7673     MachineBasicBlock *midMBB = F->CreateMachineBasicBlock(LLVM_BB);
7674     MachineBasicBlock *exitMBB = F->CreateMachineBasicBlock(LLVM_BB);
7675     F->insert(It, loop1MBB);
7676     F->insert(It, loop2MBB);
7677     F->insert(It, midMBB);
7678     F->insert(It, exitMBB);
7679     exitMBB->splice(exitMBB->begin(), BB,
7680                     std::next(MachineBasicBlock::iterator(MI)), BB->end());
7681     exitMBB->transferSuccessorsAndUpdatePHIs(BB);
7682
7683     MachineRegisterInfo &RegInfo = F->getRegInfo();
7684     const TargetRegisterClass *RC = is64bit ? &PPC::G8RCRegClass
7685                                             : &PPC::GPRCRegClass;
7686     unsigned PtrReg = RegInfo.createVirtualRegister(RC);
7687     unsigned Shift1Reg = RegInfo.createVirtualRegister(RC);
7688     unsigned ShiftReg = RegInfo.createVirtualRegister(RC);
7689     unsigned NewVal2Reg = RegInfo.createVirtualRegister(RC);
7690     unsigned NewVal3Reg = RegInfo.createVirtualRegister(RC);
7691     unsigned OldVal2Reg = RegInfo.createVirtualRegister(RC);
7692     unsigned OldVal3Reg = RegInfo.createVirtualRegister(RC);
7693     unsigned MaskReg = RegInfo.createVirtualRegister(RC);
7694     unsigned Mask2Reg = RegInfo.createVirtualRegister(RC);
7695     unsigned Mask3Reg = RegInfo.createVirtualRegister(RC);
7696     unsigned Tmp2Reg = RegInfo.createVirtualRegister(RC);
7697     unsigned Tmp4Reg = RegInfo.createVirtualRegister(RC);
7698     unsigned TmpDestReg = RegInfo.createVirtualRegister(RC);
7699     unsigned Ptr1Reg;
7700     unsigned TmpReg = RegInfo.createVirtualRegister(RC);
7701     unsigned ZeroReg = is64bit ? PPC::ZERO8 : PPC::ZERO;
7702     //  thisMBB:
7703     //   ...
7704     //   fallthrough --> loopMBB
7705     BB->addSuccessor(loop1MBB);
7706
7707     // The 4-byte load must be aligned, while a char or short may be
7708     // anywhere in the word.  Hence all this nasty bookkeeping code.
7709     //   add ptr1, ptrA, ptrB [copy if ptrA==0]
7710     //   rlwinm shift1, ptr1, 3, 27, 28 [3, 27, 27]
7711     //   xori shift, shift1, 24 [16]
7712     //   rlwinm ptr, ptr1, 0, 0, 29
7713     //   slw newval2, newval, shift
7714     //   slw oldval2, oldval,shift
7715     //   li mask2, 255 [li mask3, 0; ori mask2, mask3, 65535]
7716     //   slw mask, mask2, shift
7717     //   and newval3, newval2, mask
7718     //   and oldval3, oldval2, mask
7719     // loop1MBB:
7720     //   lwarx tmpDest, ptr
7721     //   and tmp, tmpDest, mask
7722     //   cmpw tmp, oldval3
7723     //   bne- midMBB
7724     // loop2MBB:
7725     //   andc tmp2, tmpDest, mask
7726     //   or tmp4, tmp2, newval3
7727     //   stwcx. tmp4, ptr
7728     //   bne- loop1MBB
7729     //   b exitBB
7730     // midMBB:
7731     //   stwcx. tmpDest, ptr
7732     // exitBB:
7733     //   srw dest, tmpDest, shift
7734     if (ptrA != ZeroReg) {
7735       Ptr1Reg = RegInfo.createVirtualRegister(RC);
7736       BuildMI(BB, dl, TII->get(is64bit ? PPC::ADD8 : PPC::ADD4), Ptr1Reg)
7737         .addReg(ptrA).addReg(ptrB);
7738     } else {
7739       Ptr1Reg = ptrB;
7740     }
7741     BuildMI(BB, dl, TII->get(PPC::RLWINM), Shift1Reg).addReg(Ptr1Reg)
7742         .addImm(3).addImm(27).addImm(is8bit ? 28 : 27);
7743     BuildMI(BB, dl, TII->get(is64bit ? PPC::XORI8 : PPC::XORI), ShiftReg)
7744         .addReg(Shift1Reg).addImm(is8bit ? 24 : 16);
7745     if (is64bit)
7746       BuildMI(BB, dl, TII->get(PPC::RLDICR), PtrReg)
7747         .addReg(Ptr1Reg).addImm(0).addImm(61);
7748     else
7749       BuildMI(BB, dl, TII->get(PPC::RLWINM), PtrReg)
7750         .addReg(Ptr1Reg).addImm(0).addImm(0).addImm(29);
7751     BuildMI(BB, dl, TII->get(PPC::SLW), NewVal2Reg)
7752         .addReg(newval).addReg(ShiftReg);
7753     BuildMI(BB, dl, TII->get(PPC::SLW), OldVal2Reg)
7754         .addReg(oldval).addReg(ShiftReg);
7755     if (is8bit)
7756       BuildMI(BB, dl, TII->get(PPC::LI), Mask2Reg).addImm(255);
7757     else {
7758       BuildMI(BB, dl, TII->get(PPC::LI), Mask3Reg).addImm(0);
7759       BuildMI(BB, dl, TII->get(PPC::ORI), Mask2Reg)
7760         .addReg(Mask3Reg).addImm(65535);
7761     }
7762     BuildMI(BB, dl, TII->get(PPC::SLW), MaskReg)
7763         .addReg(Mask2Reg).addReg(ShiftReg);
7764     BuildMI(BB, dl, TII->get(PPC::AND), NewVal3Reg)
7765         .addReg(NewVal2Reg).addReg(MaskReg);
7766     BuildMI(BB, dl, TII->get(PPC::AND), OldVal3Reg)
7767         .addReg(OldVal2Reg).addReg(MaskReg);
7768
7769     BB = loop1MBB;
7770     BuildMI(BB, dl, TII->get(PPC::LWARX), TmpDestReg)
7771         .addReg(ZeroReg).addReg(PtrReg);
7772     BuildMI(BB, dl, TII->get(PPC::AND),TmpReg)
7773         .addReg(TmpDestReg).addReg(MaskReg);
7774     BuildMI(BB, dl, TII->get(PPC::CMPW), PPC::CR0)
7775         .addReg(TmpReg).addReg(OldVal3Reg);
7776     BuildMI(BB, dl, TII->get(PPC::BCC))
7777         .addImm(PPC::PRED_NE).addReg(PPC::CR0).addMBB(midMBB);
7778     BB->addSuccessor(loop2MBB);
7779     BB->addSuccessor(midMBB);
7780
7781     BB = loop2MBB;
7782     BuildMI(BB, dl, TII->get(PPC::ANDC),Tmp2Reg)
7783         .addReg(TmpDestReg).addReg(MaskReg);
7784     BuildMI(BB, dl, TII->get(PPC::OR),Tmp4Reg)
7785         .addReg(Tmp2Reg).addReg(NewVal3Reg);
7786     BuildMI(BB, dl, TII->get(PPC::STWCX)).addReg(Tmp4Reg)
7787         .addReg(ZeroReg).addReg(PtrReg);
7788     BuildMI(BB, dl, TII->get(PPC::BCC))
7789       .addImm(PPC::PRED_NE).addReg(PPC::CR0).addMBB(loop1MBB);
7790     BuildMI(BB, dl, TII->get(PPC::B)).addMBB(exitMBB);
7791     BB->addSuccessor(loop1MBB);
7792     BB->addSuccessor(exitMBB);
7793
7794     BB = midMBB;
7795     BuildMI(BB, dl, TII->get(PPC::STWCX)).addReg(TmpDestReg)
7796       .addReg(ZeroReg).addReg(PtrReg);
7797     BB->addSuccessor(exitMBB);
7798
7799     //  exitMBB:
7800     //   ...
7801     BB = exitMBB;
7802     BuildMI(*BB, BB->begin(), dl, TII->get(PPC::SRW),dest).addReg(TmpReg)
7803       .addReg(ShiftReg);
7804   } else if (MI->getOpcode() == PPC::FADDrtz) {
7805     // This pseudo performs an FADD with rounding mode temporarily forced
7806     // to round-to-zero.  We emit this via custom inserter since the FPSCR
7807     // is not modeled at the SelectionDAG level.
7808     unsigned Dest = MI->getOperand(0).getReg();
7809     unsigned Src1 = MI->getOperand(1).getReg();
7810     unsigned Src2 = MI->getOperand(2).getReg();
7811     DebugLoc dl   = MI->getDebugLoc();
7812
7813     MachineRegisterInfo &RegInfo = F->getRegInfo();
7814     unsigned MFFSReg = RegInfo.createVirtualRegister(&PPC::F8RCRegClass);
7815
7816     // Save FPSCR value.
7817     BuildMI(*BB, MI, dl, TII->get(PPC::MFFS), MFFSReg);
7818
7819     // Set rounding mode to round-to-zero.
7820     BuildMI(*BB, MI, dl, TII->get(PPC::MTFSB1)).addImm(31);
7821     BuildMI(*BB, MI, dl, TII->get(PPC::MTFSB0)).addImm(30);
7822
7823     // Perform addition.
7824     BuildMI(*BB, MI, dl, TII->get(PPC::FADD), Dest).addReg(Src1).addReg(Src2);
7825
7826     // Restore FPSCR value.
7827     BuildMI(*BB, MI, dl, TII->get(PPC::MTFSFb)).addImm(1).addReg(MFFSReg);
7828   } else if (MI->getOpcode() == PPC::ANDIo_1_EQ_BIT ||
7829              MI->getOpcode() == PPC::ANDIo_1_GT_BIT ||
7830              MI->getOpcode() == PPC::ANDIo_1_EQ_BIT8 ||
7831              MI->getOpcode() == PPC::ANDIo_1_GT_BIT8) {
7832     unsigned Opcode = (MI->getOpcode() == PPC::ANDIo_1_EQ_BIT8 ||
7833                        MI->getOpcode() == PPC::ANDIo_1_GT_BIT8) ?
7834                       PPC::ANDIo8 : PPC::ANDIo;
7835     bool isEQ = (MI->getOpcode() == PPC::ANDIo_1_EQ_BIT ||
7836                  MI->getOpcode() == PPC::ANDIo_1_EQ_BIT8);
7837
7838     MachineRegisterInfo &RegInfo = F->getRegInfo();
7839     unsigned Dest = RegInfo.createVirtualRegister(Opcode == PPC::ANDIo ?
7840                                                   &PPC::GPRCRegClass :
7841                                                   &PPC::G8RCRegClass);
7842
7843     DebugLoc dl   = MI->getDebugLoc();
7844     BuildMI(*BB, MI, dl, TII->get(Opcode), Dest)
7845       .addReg(MI->getOperand(1).getReg()).addImm(1);
7846     BuildMI(*BB, MI, dl, TII->get(TargetOpcode::COPY),
7847             MI->getOperand(0).getReg())
7848       .addReg(isEQ ? PPC::CR0EQ : PPC::CR0GT);
7849   } else {
7850     llvm_unreachable("Unexpected instr type to insert");
7851   }
7852
7853   MI->eraseFromParent();   // The pseudo instruction is gone now.
7854   return BB;
7855 }
7856
7857 //===----------------------------------------------------------------------===//
7858 // Target Optimization Hooks
7859 //===----------------------------------------------------------------------===//
7860
7861 SDValue PPCTargetLowering::getRsqrtEstimate(SDValue Operand,
7862                                             DAGCombinerInfo &DCI,
7863                                             unsigned &RefinementSteps,
7864                                             bool &UseOneConstNR) const {
7865   EVT VT = Operand.getValueType();
7866   if ((VT == MVT::f32 && Subtarget.hasFRSQRTES()) ||
7867       (VT == MVT::f64 && Subtarget.hasFRSQRTE()) ||
7868       (VT == MVT::v4f32 && Subtarget.hasAltivec()) ||
7869       (VT == MVT::v2f64 && Subtarget.hasVSX())) {
7870     // Convergence is quadratic, so we essentially double the number of digits
7871     // correct after every iteration. For both FRE and FRSQRTE, the minimum
7872     // architected relative accuracy is 2^-5. When hasRecipPrec(), this is
7873     // 2^-14. IEEE float has 23 digits and double has 52 digits.
7874     RefinementSteps = Subtarget.hasRecipPrec() ? 1 : 3;
7875     if (VT.getScalarType() == MVT::f64)
7876       ++RefinementSteps;
7877     UseOneConstNR = true;
7878     return DCI.DAG.getNode(PPCISD::FRSQRTE, SDLoc(Operand), VT, Operand);
7879   }
7880   return SDValue();
7881 }
7882
7883 SDValue PPCTargetLowering::getRecipEstimate(SDValue Operand,
7884                                             DAGCombinerInfo &DCI,
7885                                             unsigned &RefinementSteps) const {
7886   EVT VT = Operand.getValueType();
7887   if ((VT == MVT::f32 && Subtarget.hasFRES()) ||
7888       (VT == MVT::f64 && Subtarget.hasFRE()) ||
7889       (VT == MVT::v4f32 && Subtarget.hasAltivec()) ||
7890       (VT == MVT::v2f64 && Subtarget.hasVSX())) {
7891     // Convergence is quadratic, so we essentially double the number of digits
7892     // correct after every iteration. For both FRE and FRSQRTE, the minimum
7893     // architected relative accuracy is 2^-5. When hasRecipPrec(), this is
7894     // 2^-14. IEEE float has 23 digits and double has 52 digits.
7895     RefinementSteps = Subtarget.hasRecipPrec() ? 1 : 3;
7896     if (VT.getScalarType() == MVT::f64)
7897       ++RefinementSteps;
7898     return DCI.DAG.getNode(PPCISD::FRE, SDLoc(Operand), VT, Operand);
7899   }
7900   return SDValue();
7901 }
7902
7903 bool PPCTargetLowering::combineRepeatedFPDivisors(unsigned NumUsers) const {
7904   // Note: This functionality is used only when unsafe-fp-math is enabled, and
7905   // on cores with reciprocal estimates (which are used when unsafe-fp-math is
7906   // enabled for division), this functionality is redundant with the default
7907   // combiner logic (once the division -> reciprocal/multiply transformation
7908   // has taken place). As a result, this matters more for older cores than for
7909   // newer ones.
7910
7911   // Combine multiple FDIVs with the same divisor into multiple FMULs by the
7912   // reciprocal if there are two or more FDIVs (for embedded cores with only
7913   // one FP pipeline) for three or more FDIVs (for generic OOO cores).
7914   switch (Subtarget.getDarwinDirective()) {
7915   default:
7916     return NumUsers > 2;
7917   case PPC::DIR_440:
7918   case PPC::DIR_A2:
7919   case PPC::DIR_E500mc:
7920   case PPC::DIR_E5500:
7921     return NumUsers > 1;
7922   }
7923 }
7924
7925 static bool isConsecutiveLSLoc(SDValue Loc, EVT VT, LSBaseSDNode *Base,
7926                             unsigned Bytes, int Dist,
7927                             SelectionDAG &DAG) {
7928   if (VT.getSizeInBits() / 8 != Bytes)
7929     return false;
7930
7931   SDValue BaseLoc = Base->getBasePtr();
7932   if (Loc.getOpcode() == ISD::FrameIndex) {
7933     if (BaseLoc.getOpcode() != ISD::FrameIndex)
7934       return false;
7935     const MachineFrameInfo *MFI = DAG.getMachineFunction().getFrameInfo();
7936     int FI  = cast<FrameIndexSDNode>(Loc)->getIndex();
7937     int BFI = cast<FrameIndexSDNode>(BaseLoc)->getIndex();
7938     int FS  = MFI->getObjectSize(FI);
7939     int BFS = MFI->getObjectSize(BFI);
7940     if (FS != BFS || FS != (int)Bytes) return false;
7941     return MFI->getObjectOffset(FI) == (MFI->getObjectOffset(BFI) + Dist*Bytes);
7942   }
7943
7944   // Handle X+C
7945   if (DAG.isBaseWithConstantOffset(Loc) && Loc.getOperand(0) == BaseLoc &&
7946       cast<ConstantSDNode>(Loc.getOperand(1))->getSExtValue() == Dist*Bytes)
7947     return true;
7948
7949   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
7950   const GlobalValue *GV1 = nullptr;
7951   const GlobalValue *GV2 = nullptr;
7952   int64_t Offset1 = 0;
7953   int64_t Offset2 = 0;
7954   bool isGA1 = TLI.isGAPlusOffset(Loc.getNode(), GV1, Offset1);
7955   bool isGA2 = TLI.isGAPlusOffset(BaseLoc.getNode(), GV2, Offset2);
7956   if (isGA1 && isGA2 && GV1 == GV2)
7957     return Offset1 == (Offset2 + Dist*Bytes);
7958   return false;
7959 }
7960
7961 // Like SelectionDAG::isConsecutiveLoad, but also works for stores, and does
7962 // not enforce equality of the chain operands.
7963 static bool isConsecutiveLS(SDNode *N, LSBaseSDNode *Base,
7964                             unsigned Bytes, int Dist,
7965                             SelectionDAG &DAG) {
7966   if (LSBaseSDNode *LS = dyn_cast<LSBaseSDNode>(N)) {
7967     EVT VT = LS->getMemoryVT();
7968     SDValue Loc = LS->getBasePtr();
7969     return isConsecutiveLSLoc(Loc, VT, Base, Bytes, Dist, DAG);
7970   }
7971
7972   if (N->getOpcode() == ISD::INTRINSIC_W_CHAIN) {
7973     EVT VT;
7974     switch (cast<ConstantSDNode>(N->getOperand(1))->getZExtValue()) {
7975     default: return false;
7976     case Intrinsic::ppc_altivec_lvx:
7977     case Intrinsic::ppc_altivec_lvxl:
7978     case Intrinsic::ppc_vsx_lxvw4x:
7979       VT = MVT::v4i32;
7980       break;
7981     case Intrinsic::ppc_vsx_lxvd2x:
7982       VT = MVT::v2f64;
7983       break;
7984     case Intrinsic::ppc_altivec_lvebx:
7985       VT = MVT::i8;
7986       break;
7987     case Intrinsic::ppc_altivec_lvehx:
7988       VT = MVT::i16;
7989       break;
7990     case Intrinsic::ppc_altivec_lvewx:
7991       VT = MVT::i32;
7992       break;
7993     }
7994
7995     return isConsecutiveLSLoc(N->getOperand(2), VT, Base, Bytes, Dist, DAG);
7996   }
7997
7998   if (N->getOpcode() == ISD::INTRINSIC_VOID) {
7999     EVT VT;
8000     switch (cast<ConstantSDNode>(N->getOperand(1))->getZExtValue()) {
8001     default: return false;
8002     case Intrinsic::ppc_altivec_stvx:
8003     case Intrinsic::ppc_altivec_stvxl:
8004     case Intrinsic::ppc_vsx_stxvw4x:
8005       VT = MVT::v4i32;
8006       break;
8007     case Intrinsic::ppc_vsx_stxvd2x:
8008       VT = MVT::v2f64;
8009       break;
8010     case Intrinsic::ppc_altivec_stvebx:
8011       VT = MVT::i8;
8012       break;
8013     case Intrinsic::ppc_altivec_stvehx:
8014       VT = MVT::i16;
8015       break;
8016     case Intrinsic::ppc_altivec_stvewx:
8017       VT = MVT::i32;
8018       break;
8019     }
8020
8021     return isConsecutiveLSLoc(N->getOperand(3), VT, Base, Bytes, Dist, DAG);
8022   }
8023
8024   return false;
8025 }
8026
8027 // Return true is there is a nearyby consecutive load to the one provided
8028 // (regardless of alignment). We search up and down the chain, looking though
8029 // token factors and other loads (but nothing else). As a result, a true result
8030 // indicates that it is safe to create a new consecutive load adjacent to the
8031 // load provided.
8032 static bool findConsecutiveLoad(LoadSDNode *LD, SelectionDAG &DAG) {
8033   SDValue Chain = LD->getChain();
8034   EVT VT = LD->getMemoryVT();
8035
8036   SmallSet<SDNode *, 16> LoadRoots;
8037   SmallVector<SDNode *, 8> Queue(1, Chain.getNode());
8038   SmallSet<SDNode *, 16> Visited;
8039
8040   // First, search up the chain, branching to follow all token-factor operands.
8041   // If we find a consecutive load, then we're done, otherwise, record all
8042   // nodes just above the top-level loads and token factors.
8043   while (!Queue.empty()) {
8044     SDNode *ChainNext = Queue.pop_back_val();
8045     if (!Visited.insert(ChainNext).second)
8046       continue;
8047
8048     if (MemSDNode *ChainLD = dyn_cast<MemSDNode>(ChainNext)) {
8049       if (isConsecutiveLS(ChainLD, LD, VT.getStoreSize(), 1, DAG))
8050         return true;
8051
8052       if (!Visited.count(ChainLD->getChain().getNode()))
8053         Queue.push_back(ChainLD->getChain().getNode());
8054     } else if (ChainNext->getOpcode() == ISD::TokenFactor) {
8055       for (const SDUse &O : ChainNext->ops())
8056         if (!Visited.count(O.getNode()))
8057           Queue.push_back(O.getNode());
8058     } else
8059       LoadRoots.insert(ChainNext);
8060   }
8061
8062   // Second, search down the chain, starting from the top-level nodes recorded
8063   // in the first phase. These top-level nodes are the nodes just above all
8064   // loads and token factors. Starting with their uses, recursively look though
8065   // all loads (just the chain uses) and token factors to find a consecutive
8066   // load.
8067   Visited.clear();
8068   Queue.clear();
8069
8070   for (SmallSet<SDNode *, 16>::iterator I = LoadRoots.begin(),
8071        IE = LoadRoots.end(); I != IE; ++I) {
8072     Queue.push_back(*I);
8073        
8074     while (!Queue.empty()) {
8075       SDNode *LoadRoot = Queue.pop_back_val();
8076       if (!Visited.insert(LoadRoot).second)
8077         continue;
8078
8079       if (MemSDNode *ChainLD = dyn_cast<MemSDNode>(LoadRoot))
8080         if (isConsecutiveLS(ChainLD, LD, VT.getStoreSize(), 1, DAG))
8081           return true;
8082
8083       for (SDNode::use_iterator UI = LoadRoot->use_begin(),
8084            UE = LoadRoot->use_end(); UI != UE; ++UI)
8085         if (((isa<MemSDNode>(*UI) &&
8086             cast<MemSDNode>(*UI)->getChain().getNode() == LoadRoot) ||
8087             UI->getOpcode() == ISD::TokenFactor) && !Visited.count(*UI))
8088           Queue.push_back(*UI);
8089     }
8090   }
8091
8092   return false;
8093 }
8094
8095 SDValue PPCTargetLowering::DAGCombineTruncBoolExt(SDNode *N,
8096                                                   DAGCombinerInfo &DCI) const {
8097   SelectionDAG &DAG = DCI.DAG;
8098   SDLoc dl(N);
8099
8100   assert(Subtarget.useCRBits() && "Expecting to be tracking CR bits");
8101   // If we're tracking CR bits, we need to be careful that we don't have:
8102   //   trunc(binary-ops(zext(x), zext(y)))
8103   // or
8104   //   trunc(binary-ops(binary-ops(zext(x), zext(y)), ...)
8105   // such that we're unnecessarily moving things into GPRs when it would be
8106   // better to keep them in CR bits.
8107
8108   // Note that trunc here can be an actual i1 trunc, or can be the effective
8109   // truncation that comes from a setcc or select_cc.
8110   if (N->getOpcode() == ISD::TRUNCATE &&
8111       N->getValueType(0) != MVT::i1)
8112     return SDValue();
8113
8114   if (N->getOperand(0).getValueType() != MVT::i32 &&
8115       N->getOperand(0).getValueType() != MVT::i64)
8116     return SDValue();
8117
8118   if (N->getOpcode() == ISD::SETCC ||
8119       N->getOpcode() == ISD::SELECT_CC) {
8120     // If we're looking at a comparison, then we need to make sure that the
8121     // high bits (all except for the first) don't matter the result.
8122     ISD::CondCode CC =
8123       cast<CondCodeSDNode>(N->getOperand(
8124         N->getOpcode() == ISD::SETCC ? 2 : 4))->get();
8125     unsigned OpBits = N->getOperand(0).getValueSizeInBits();
8126
8127     if (ISD::isSignedIntSetCC(CC)) {
8128       if (DAG.ComputeNumSignBits(N->getOperand(0)) != OpBits ||
8129           DAG.ComputeNumSignBits(N->getOperand(1)) != OpBits)
8130         return SDValue();
8131     } else if (ISD::isUnsignedIntSetCC(CC)) {
8132       if (!DAG.MaskedValueIsZero(N->getOperand(0),
8133                                  APInt::getHighBitsSet(OpBits, OpBits-1)) ||
8134           !DAG.MaskedValueIsZero(N->getOperand(1),
8135                                  APInt::getHighBitsSet(OpBits, OpBits-1)))
8136         return SDValue();
8137     } else {
8138       // This is neither a signed nor an unsigned comparison, just make sure
8139       // that the high bits are equal.
8140       APInt Op1Zero, Op1One;
8141       APInt Op2Zero, Op2One;
8142       DAG.computeKnownBits(N->getOperand(0), Op1Zero, Op1One);
8143       DAG.computeKnownBits(N->getOperand(1), Op2Zero, Op2One);
8144
8145       // We don't really care about what is known about the first bit (if
8146       // anything), so clear it in all masks prior to comparing them.
8147       Op1Zero.clearBit(0); Op1One.clearBit(0);
8148       Op2Zero.clearBit(0); Op2One.clearBit(0);
8149
8150       if (Op1Zero != Op2Zero || Op1One != Op2One)
8151         return SDValue();
8152     }
8153   }
8154
8155   // We now know that the higher-order bits are irrelevant, we just need to
8156   // make sure that all of the intermediate operations are bit operations, and
8157   // all inputs are extensions.
8158   if (N->getOperand(0).getOpcode() != ISD::AND &&
8159       N->getOperand(0).getOpcode() != ISD::OR  &&
8160       N->getOperand(0).getOpcode() != ISD::XOR &&
8161       N->getOperand(0).getOpcode() != ISD::SELECT &&
8162       N->getOperand(0).getOpcode() != ISD::SELECT_CC &&
8163       N->getOperand(0).getOpcode() != ISD::TRUNCATE &&
8164       N->getOperand(0).getOpcode() != ISD::SIGN_EXTEND &&
8165       N->getOperand(0).getOpcode() != ISD::ZERO_EXTEND &&
8166       N->getOperand(0).getOpcode() != ISD::ANY_EXTEND)
8167     return SDValue();
8168
8169   if ((N->getOpcode() == ISD::SETCC || N->getOpcode() == ISD::SELECT_CC) &&
8170       N->getOperand(1).getOpcode() != ISD::AND &&
8171       N->getOperand(1).getOpcode() != ISD::OR  &&
8172       N->getOperand(1).getOpcode() != ISD::XOR &&
8173       N->getOperand(1).getOpcode() != ISD::SELECT &&
8174       N->getOperand(1).getOpcode() != ISD::SELECT_CC &&
8175       N->getOperand(1).getOpcode() != ISD::TRUNCATE &&
8176       N->getOperand(1).getOpcode() != ISD::SIGN_EXTEND &&
8177       N->getOperand(1).getOpcode() != ISD::ZERO_EXTEND &&
8178       N->getOperand(1).getOpcode() != ISD::ANY_EXTEND)
8179     return SDValue();
8180
8181   SmallVector<SDValue, 4> Inputs;
8182   SmallVector<SDValue, 8> BinOps, PromOps;
8183   SmallPtrSet<SDNode *, 16> Visited;
8184
8185   for (unsigned i = 0; i < 2; ++i) {
8186     if (((N->getOperand(i).getOpcode() == ISD::SIGN_EXTEND ||
8187           N->getOperand(i).getOpcode() == ISD::ZERO_EXTEND ||
8188           N->getOperand(i).getOpcode() == ISD::ANY_EXTEND) &&
8189           N->getOperand(i).getOperand(0).getValueType() == MVT::i1) ||
8190         isa<ConstantSDNode>(N->getOperand(i)))
8191       Inputs.push_back(N->getOperand(i));
8192     else
8193       BinOps.push_back(N->getOperand(i));
8194
8195     if (N->getOpcode() == ISD::TRUNCATE)
8196       break;
8197   }
8198
8199   // Visit all inputs, collect all binary operations (and, or, xor and
8200   // select) that are all fed by extensions. 
8201   while (!BinOps.empty()) {
8202     SDValue BinOp = BinOps.back();
8203     BinOps.pop_back();
8204
8205     if (!Visited.insert(BinOp.getNode()).second)
8206       continue;
8207
8208     PromOps.push_back(BinOp);
8209
8210     for (unsigned i = 0, ie = BinOp.getNumOperands(); i != ie; ++i) {
8211       // The condition of the select is not promoted.
8212       if (BinOp.getOpcode() == ISD::SELECT && i == 0)
8213         continue;
8214       if (BinOp.getOpcode() == ISD::SELECT_CC && i != 2 && i != 3)
8215         continue;
8216
8217       if (((BinOp.getOperand(i).getOpcode() == ISD::SIGN_EXTEND ||
8218             BinOp.getOperand(i).getOpcode() == ISD::ZERO_EXTEND ||
8219             BinOp.getOperand(i).getOpcode() == ISD::ANY_EXTEND) &&
8220            BinOp.getOperand(i).getOperand(0).getValueType() == MVT::i1) ||
8221           isa<ConstantSDNode>(BinOp.getOperand(i))) {
8222         Inputs.push_back(BinOp.getOperand(i)); 
8223       } else if (BinOp.getOperand(i).getOpcode() == ISD::AND ||
8224                  BinOp.getOperand(i).getOpcode() == ISD::OR  ||
8225                  BinOp.getOperand(i).getOpcode() == ISD::XOR ||
8226                  BinOp.getOperand(i).getOpcode() == ISD::SELECT ||
8227                  BinOp.getOperand(i).getOpcode() == ISD::SELECT_CC ||
8228                  BinOp.getOperand(i).getOpcode() == ISD::TRUNCATE ||
8229                  BinOp.getOperand(i).getOpcode() == ISD::SIGN_EXTEND ||
8230                  BinOp.getOperand(i).getOpcode() == ISD::ZERO_EXTEND ||
8231                  BinOp.getOperand(i).getOpcode() == ISD::ANY_EXTEND) {
8232         BinOps.push_back(BinOp.getOperand(i));
8233       } else {
8234         // We have an input that is not an extension or another binary
8235         // operation; we'll abort this transformation.
8236         return SDValue();
8237       }
8238     }
8239   }
8240
8241   // Make sure that this is a self-contained cluster of operations (which
8242   // is not quite the same thing as saying that everything has only one
8243   // use).
8244   for (unsigned i = 0, ie = Inputs.size(); i != ie; ++i) {
8245     if (isa<ConstantSDNode>(Inputs[i]))
8246       continue;
8247
8248     for (SDNode::use_iterator UI = Inputs[i].getNode()->use_begin(),
8249                               UE = Inputs[i].getNode()->use_end();
8250          UI != UE; ++UI) {
8251       SDNode *User = *UI;
8252       if (User != N && !Visited.count(User))
8253         return SDValue();
8254
8255       // Make sure that we're not going to promote the non-output-value
8256       // operand(s) or SELECT or SELECT_CC.
8257       // FIXME: Although we could sometimes handle this, and it does occur in
8258       // practice that one of the condition inputs to the select is also one of
8259       // the outputs, we currently can't deal with this.
8260       if (User->getOpcode() == ISD::SELECT) {
8261         if (User->getOperand(0) == Inputs[i])
8262           return SDValue();
8263       } else if (User->getOpcode() == ISD::SELECT_CC) {
8264         if (User->getOperand(0) == Inputs[i] ||
8265             User->getOperand(1) == Inputs[i])
8266           return SDValue();
8267       }
8268     }
8269   }
8270
8271   for (unsigned i = 0, ie = PromOps.size(); i != ie; ++i) {
8272     for (SDNode::use_iterator UI = PromOps[i].getNode()->use_begin(),
8273                               UE = PromOps[i].getNode()->use_end();
8274          UI != UE; ++UI) {
8275       SDNode *User = *UI;
8276       if (User != N && !Visited.count(User))
8277         return SDValue();
8278
8279       // Make sure that we're not going to promote the non-output-value
8280       // operand(s) or SELECT or SELECT_CC.
8281       // FIXME: Although we could sometimes handle this, and it does occur in
8282       // practice that one of the condition inputs to the select is also one of
8283       // the outputs, we currently can't deal with this.
8284       if (User->getOpcode() == ISD::SELECT) {
8285         if (User->getOperand(0) == PromOps[i])
8286           return SDValue();
8287       } else if (User->getOpcode() == ISD::SELECT_CC) {
8288         if (User->getOperand(0) == PromOps[i] ||
8289             User->getOperand(1) == PromOps[i])
8290           return SDValue();
8291       }
8292     }
8293   }
8294
8295   // Replace all inputs with the extension operand.
8296   for (unsigned i = 0, ie = Inputs.size(); i != ie; ++i) {
8297     // Constants may have users outside the cluster of to-be-promoted nodes,
8298     // and so we need to replace those as we do the promotions.
8299     if (isa<ConstantSDNode>(Inputs[i]))
8300       continue;
8301     else
8302       DAG.ReplaceAllUsesOfValueWith(Inputs[i], Inputs[i].getOperand(0)); 
8303   }
8304
8305   // Replace all operations (these are all the same, but have a different
8306   // (i1) return type). DAG.getNode will validate that the types of
8307   // a binary operator match, so go through the list in reverse so that
8308   // we've likely promoted both operands first. Any intermediate truncations or
8309   // extensions disappear.
8310   while (!PromOps.empty()) {
8311     SDValue PromOp = PromOps.back();
8312     PromOps.pop_back();
8313
8314     if (PromOp.getOpcode() == ISD::TRUNCATE ||
8315         PromOp.getOpcode() == ISD::SIGN_EXTEND ||
8316         PromOp.getOpcode() == ISD::ZERO_EXTEND ||
8317         PromOp.getOpcode() == ISD::ANY_EXTEND) {
8318       if (!isa<ConstantSDNode>(PromOp.getOperand(0)) &&
8319           PromOp.getOperand(0).getValueType() != MVT::i1) {
8320         // The operand is not yet ready (see comment below).
8321         PromOps.insert(PromOps.begin(), PromOp);
8322         continue;
8323       }
8324
8325       SDValue RepValue = PromOp.getOperand(0);
8326       if (isa<ConstantSDNode>(RepValue))
8327         RepValue = DAG.getNode(ISD::TRUNCATE, dl, MVT::i1, RepValue);
8328
8329       DAG.ReplaceAllUsesOfValueWith(PromOp, RepValue);
8330       continue;
8331     }
8332
8333     unsigned C;
8334     switch (PromOp.getOpcode()) {
8335     default:             C = 0; break;
8336     case ISD::SELECT:    C = 1; break;
8337     case ISD::SELECT_CC: C = 2; break;
8338     }
8339
8340     if ((!isa<ConstantSDNode>(PromOp.getOperand(C)) &&
8341          PromOp.getOperand(C).getValueType() != MVT::i1) ||
8342         (!isa<ConstantSDNode>(PromOp.getOperand(C+1)) &&
8343          PromOp.getOperand(C+1).getValueType() != MVT::i1)) {
8344       // The to-be-promoted operands of this node have not yet been
8345       // promoted (this should be rare because we're going through the
8346       // list backward, but if one of the operands has several users in
8347       // this cluster of to-be-promoted nodes, it is possible).
8348       PromOps.insert(PromOps.begin(), PromOp);
8349       continue;
8350     }
8351
8352     SmallVector<SDValue, 3> Ops(PromOp.getNode()->op_begin(),
8353                                 PromOp.getNode()->op_end());
8354
8355     // If there are any constant inputs, make sure they're replaced now.
8356     for (unsigned i = 0; i < 2; ++i)
8357       if (isa<ConstantSDNode>(Ops[C+i]))
8358         Ops[C+i] = DAG.getNode(ISD::TRUNCATE, dl, MVT::i1, Ops[C+i]);
8359
8360     DAG.ReplaceAllUsesOfValueWith(PromOp,
8361       DAG.getNode(PromOp.getOpcode(), dl, MVT::i1, Ops));
8362   }
8363
8364   // Now we're left with the initial truncation itself.
8365   if (N->getOpcode() == ISD::TRUNCATE)
8366     return N->getOperand(0);
8367
8368   // Otherwise, this is a comparison. The operands to be compared have just
8369   // changed type (to i1), but everything else is the same.
8370   return SDValue(N, 0);
8371 }
8372
8373 SDValue PPCTargetLowering::DAGCombineExtBoolTrunc(SDNode *N,
8374                                                   DAGCombinerInfo &DCI) const {
8375   SelectionDAG &DAG = DCI.DAG;
8376   SDLoc dl(N);
8377
8378   // If we're tracking CR bits, we need to be careful that we don't have:
8379   //   zext(binary-ops(trunc(x), trunc(y)))
8380   // or
8381   //   zext(binary-ops(binary-ops(trunc(x), trunc(y)), ...)
8382   // such that we're unnecessarily moving things into CR bits that can more
8383   // efficiently stay in GPRs. Note that if we're not certain that the high
8384   // bits are set as required by the final extension, we still may need to do
8385   // some masking to get the proper behavior.
8386
8387   // This same functionality is important on PPC64 when dealing with
8388   // 32-to-64-bit extensions; these occur often when 32-bit values are used as
8389   // the return values of functions. Because it is so similar, it is handled
8390   // here as well.
8391
8392   if (N->getValueType(0) != MVT::i32 &&
8393       N->getValueType(0) != MVT::i64)
8394     return SDValue();
8395
8396   if (!((N->getOperand(0).getValueType() == MVT::i1 && Subtarget.useCRBits()) ||
8397         (N->getOperand(0).getValueType() == MVT::i32 && Subtarget.isPPC64())))
8398     return SDValue();
8399
8400   if (N->getOperand(0).getOpcode() != ISD::AND &&
8401       N->getOperand(0).getOpcode() != ISD::OR  &&
8402       N->getOperand(0).getOpcode() != ISD::XOR &&
8403       N->getOperand(0).getOpcode() != ISD::SELECT &&
8404       N->getOperand(0).getOpcode() != ISD::SELECT_CC)
8405     return SDValue();
8406
8407   SmallVector<SDValue, 4> Inputs;
8408   SmallVector<SDValue, 8> BinOps(1, N->getOperand(0)), PromOps;
8409   SmallPtrSet<SDNode *, 16> Visited;
8410
8411   // Visit all inputs, collect all binary operations (and, or, xor and
8412   // select) that are all fed by truncations. 
8413   while (!BinOps.empty()) {
8414     SDValue BinOp = BinOps.back();
8415     BinOps.pop_back();
8416
8417     if (!Visited.insert(BinOp.getNode()).second)
8418       continue;
8419
8420     PromOps.push_back(BinOp);
8421
8422     for (unsigned i = 0, ie = BinOp.getNumOperands(); i != ie; ++i) {
8423       // The condition of the select is not promoted.
8424       if (BinOp.getOpcode() == ISD::SELECT && i == 0)
8425         continue;
8426       if (BinOp.getOpcode() == ISD::SELECT_CC && i != 2 && i != 3)
8427         continue;
8428
8429       if (BinOp.getOperand(i).getOpcode() == ISD::TRUNCATE ||
8430           isa<ConstantSDNode>(BinOp.getOperand(i))) {
8431         Inputs.push_back(BinOp.getOperand(i)); 
8432       } else if (BinOp.getOperand(i).getOpcode() == ISD::AND ||
8433                  BinOp.getOperand(i).getOpcode() == ISD::OR  ||
8434                  BinOp.getOperand(i).getOpcode() == ISD::XOR ||
8435                  BinOp.getOperand(i).getOpcode() == ISD::SELECT ||
8436                  BinOp.getOperand(i).getOpcode() == ISD::SELECT_CC) {
8437         BinOps.push_back(BinOp.getOperand(i));
8438       } else {
8439         // We have an input that is not a truncation or another binary
8440         // operation; we'll abort this transformation.
8441         return SDValue();
8442       }
8443     }
8444   }
8445
8446   // The operands of a select that must be truncated when the select is
8447   // promoted because the operand is actually part of the to-be-promoted set.
8448   DenseMap<SDNode *, EVT> SelectTruncOp[2];
8449
8450   // Make sure that this is a self-contained cluster of operations (which
8451   // is not quite the same thing as saying that everything has only one
8452   // use).
8453   for (unsigned i = 0, ie = Inputs.size(); i != ie; ++i) {
8454     if (isa<ConstantSDNode>(Inputs[i]))
8455       continue;
8456
8457     for (SDNode::use_iterator UI = Inputs[i].getNode()->use_begin(),
8458                               UE = Inputs[i].getNode()->use_end();
8459          UI != UE; ++UI) {
8460       SDNode *User = *UI;
8461       if (User != N && !Visited.count(User))
8462         return SDValue();
8463
8464       // If we're going to promote the non-output-value operand(s) or SELECT or
8465       // SELECT_CC, record them for truncation.
8466       if (User->getOpcode() == ISD::SELECT) {
8467         if (User->getOperand(0) == Inputs[i])
8468           SelectTruncOp[0].insert(std::make_pair(User,
8469                                     User->getOperand(0).getValueType()));
8470       } else if (User->getOpcode() == ISD::SELECT_CC) {
8471         if (User->getOperand(0) == Inputs[i])
8472           SelectTruncOp[0].insert(std::make_pair(User,
8473                                     User->getOperand(0).getValueType()));
8474         if (User->getOperand(1) == Inputs[i])
8475           SelectTruncOp[1].insert(std::make_pair(User,
8476                                     User->getOperand(1).getValueType()));
8477       }
8478     }
8479   }
8480
8481   for (unsigned i = 0, ie = PromOps.size(); i != ie; ++i) {
8482     for (SDNode::use_iterator UI = PromOps[i].getNode()->use_begin(),
8483                               UE = PromOps[i].getNode()->use_end();
8484          UI != UE; ++UI) {
8485       SDNode *User = *UI;
8486       if (User != N && !Visited.count(User))
8487         return SDValue();
8488
8489       // If we're going to promote the non-output-value operand(s) or SELECT or
8490       // SELECT_CC, record them for truncation.
8491       if (User->getOpcode() == ISD::SELECT) {
8492         if (User->getOperand(0) == PromOps[i])
8493           SelectTruncOp[0].insert(std::make_pair(User,
8494                                     User->getOperand(0).getValueType()));
8495       } else if (User->getOpcode() == ISD::SELECT_CC) {
8496         if (User->getOperand(0) == PromOps[i])
8497           SelectTruncOp[0].insert(std::make_pair(User,
8498                                     User->getOperand(0).getValueType()));
8499         if (User->getOperand(1) == PromOps[i])
8500           SelectTruncOp[1].insert(std::make_pair(User,
8501                                     User->getOperand(1).getValueType()));
8502       }
8503     }
8504   }
8505
8506   unsigned PromBits = N->getOperand(0).getValueSizeInBits();
8507   bool ReallyNeedsExt = false;
8508   if (N->getOpcode() != ISD::ANY_EXTEND) {
8509     // If all of the inputs are not already sign/zero extended, then
8510     // we'll still need to do that at the end.
8511     for (unsigned i = 0, ie = Inputs.size(); i != ie; ++i) {
8512       if (isa<ConstantSDNode>(Inputs[i]))
8513         continue;
8514
8515       unsigned OpBits =
8516         Inputs[i].getOperand(0).getValueSizeInBits();
8517       assert(PromBits < OpBits && "Truncation not to a smaller bit count?");
8518
8519       if ((N->getOpcode() == ISD::ZERO_EXTEND &&
8520            !DAG.MaskedValueIsZero(Inputs[i].getOperand(0),
8521                                   APInt::getHighBitsSet(OpBits,
8522                                                         OpBits-PromBits))) ||
8523           (N->getOpcode() == ISD::SIGN_EXTEND &&
8524            DAG.ComputeNumSignBits(Inputs[i].getOperand(0)) <
8525              (OpBits-(PromBits-1)))) {
8526         ReallyNeedsExt = true;
8527         break;
8528       }
8529     }
8530   }
8531
8532   // Replace all inputs, either with the truncation operand, or a
8533   // truncation or extension to the final output type.
8534   for (unsigned i = 0, ie = Inputs.size(); i != ie; ++i) {
8535     // Constant inputs need to be replaced with the to-be-promoted nodes that
8536     // use them because they might have users outside of the cluster of
8537     // promoted nodes.
8538     if (isa<ConstantSDNode>(Inputs[i]))
8539       continue;
8540
8541     SDValue InSrc = Inputs[i].getOperand(0);
8542     if (Inputs[i].getValueType() == N->getValueType(0))
8543       DAG.ReplaceAllUsesOfValueWith(Inputs[i], InSrc);
8544     else if (N->getOpcode() == ISD::SIGN_EXTEND)
8545       DAG.ReplaceAllUsesOfValueWith(Inputs[i],
8546         DAG.getSExtOrTrunc(InSrc, dl, N->getValueType(0)));
8547     else if (N->getOpcode() == ISD::ZERO_EXTEND)
8548       DAG.ReplaceAllUsesOfValueWith(Inputs[i],
8549         DAG.getZExtOrTrunc(InSrc, dl, N->getValueType(0)));
8550     else
8551       DAG.ReplaceAllUsesOfValueWith(Inputs[i],
8552         DAG.getAnyExtOrTrunc(InSrc, dl, N->getValueType(0)));
8553   }
8554
8555   // Replace all operations (these are all the same, but have a different
8556   // (promoted) return type). DAG.getNode will validate that the types of
8557   // a binary operator match, so go through the list in reverse so that
8558   // we've likely promoted both operands first.
8559   while (!PromOps.empty()) {
8560     SDValue PromOp = PromOps.back();
8561     PromOps.pop_back();
8562
8563     unsigned C;
8564     switch (PromOp.getOpcode()) {
8565     default:             C = 0; break;
8566     case ISD::SELECT:    C = 1; break;
8567     case ISD::SELECT_CC: C = 2; break;
8568     }
8569
8570     if ((!isa<ConstantSDNode>(PromOp.getOperand(C)) &&
8571          PromOp.getOperand(C).getValueType() != N->getValueType(0)) ||
8572         (!isa<ConstantSDNode>(PromOp.getOperand(C+1)) &&
8573          PromOp.getOperand(C+1).getValueType() != N->getValueType(0))) {
8574       // The to-be-promoted operands of this node have not yet been
8575       // promoted (this should be rare because we're going through the
8576       // list backward, but if one of the operands has several users in
8577       // this cluster of to-be-promoted nodes, it is possible).
8578       PromOps.insert(PromOps.begin(), PromOp);
8579       continue;
8580     }
8581
8582     // For SELECT and SELECT_CC nodes, we do a similar check for any
8583     // to-be-promoted comparison inputs.
8584     if (PromOp.getOpcode() == ISD::SELECT ||
8585         PromOp.getOpcode() == ISD::SELECT_CC) {
8586       if ((SelectTruncOp[0].count(PromOp.getNode()) &&
8587            PromOp.getOperand(0).getValueType() != N->getValueType(0)) ||
8588           (SelectTruncOp[1].count(PromOp.getNode()) &&
8589            PromOp.getOperand(1).getValueType() != N->getValueType(0))) {
8590         PromOps.insert(PromOps.begin(), PromOp);
8591         continue;
8592       }
8593     }
8594
8595     SmallVector<SDValue, 3> Ops(PromOp.getNode()->op_begin(),
8596                                 PromOp.getNode()->op_end());
8597
8598     // If this node has constant inputs, then they'll need to be promoted here.
8599     for (unsigned i = 0; i < 2; ++i) {
8600       if (!isa<ConstantSDNode>(Ops[C+i]))
8601         continue;
8602       if (Ops[C+i].getValueType() == N->getValueType(0))
8603         continue;
8604
8605       if (N->getOpcode() == ISD::SIGN_EXTEND)
8606         Ops[C+i] = DAG.getSExtOrTrunc(Ops[C+i], dl, N->getValueType(0));
8607       else if (N->getOpcode() == ISD::ZERO_EXTEND)
8608         Ops[C+i] = DAG.getZExtOrTrunc(Ops[C+i], dl, N->getValueType(0));
8609       else
8610         Ops[C+i] = DAG.getAnyExtOrTrunc(Ops[C+i], dl, N->getValueType(0));
8611     }
8612
8613     // If we've promoted the comparison inputs of a SELECT or SELECT_CC,
8614     // truncate them again to the original value type.
8615     if (PromOp.getOpcode() == ISD::SELECT ||
8616         PromOp.getOpcode() == ISD::SELECT_CC) {
8617       auto SI0 = SelectTruncOp[0].find(PromOp.getNode());
8618       if (SI0 != SelectTruncOp[0].end())
8619         Ops[0] = DAG.getNode(ISD::TRUNCATE, dl, SI0->second, Ops[0]);
8620       auto SI1 = SelectTruncOp[1].find(PromOp.getNode());
8621       if (SI1 != SelectTruncOp[1].end())
8622         Ops[1] = DAG.getNode(ISD::TRUNCATE, dl, SI1->second, Ops[1]);
8623     }
8624
8625     DAG.ReplaceAllUsesOfValueWith(PromOp,
8626       DAG.getNode(PromOp.getOpcode(), dl, N->getValueType(0), Ops));
8627   }
8628
8629   // Now we're left with the initial extension itself.
8630   if (!ReallyNeedsExt)
8631     return N->getOperand(0);
8632
8633   // To zero extend, just mask off everything except for the first bit (in the
8634   // i1 case).
8635   if (N->getOpcode() == ISD::ZERO_EXTEND)
8636     return DAG.getNode(ISD::AND, dl, N->getValueType(0), N->getOperand(0),
8637                        DAG.getConstant(APInt::getLowBitsSet(
8638                                          N->getValueSizeInBits(0), PromBits),
8639                                        N->getValueType(0)));
8640
8641   assert(N->getOpcode() == ISD::SIGN_EXTEND &&
8642          "Invalid extension type");
8643   EVT ShiftAmountTy = getShiftAmountTy(N->getValueType(0));
8644   SDValue ShiftCst =
8645     DAG.getConstant(N->getValueSizeInBits(0)-PromBits, ShiftAmountTy);
8646   return DAG.getNode(ISD::SRA, dl, N->getValueType(0), 
8647                      DAG.getNode(ISD::SHL, dl, N->getValueType(0),
8648                                  N->getOperand(0), ShiftCst), ShiftCst);
8649 }
8650
8651 SDValue PPCTargetLowering::combineFPToIntToFP(SDNode *N,
8652                                               DAGCombinerInfo &DCI) const {
8653   assert((N->getOpcode() == ISD::SINT_TO_FP ||
8654           N->getOpcode() == ISD::UINT_TO_FP) &&
8655          "Need an int -> FP conversion node here");
8656
8657   if (!Subtarget.has64BitSupport())
8658     return SDValue();
8659
8660   SelectionDAG &DAG = DCI.DAG;
8661   SDLoc dl(N);
8662   SDValue Op(N, 0);
8663
8664   // Don't handle ppc_fp128 here or i1 conversions.
8665   if (Op.getValueType() != MVT::f32 && Op.getValueType() != MVT::f64)
8666     return SDValue();
8667   if (Op.getOperand(0).getValueType() == MVT::i1)
8668     return SDValue();
8669
8670   // For i32 intermediate values, unfortunately, the conversion functions
8671   // leave the upper 32 bits of the value are undefined. Within the set of
8672   // scalar instructions, we have no method for zero- or sign-extending the
8673   // value. Thus, we cannot handle i32 intermediate values here.
8674   if (Op.getOperand(0).getValueType() == MVT::i32)
8675     return SDValue();
8676
8677   assert((Op.getOpcode() == ISD::SINT_TO_FP || Subtarget.hasFPCVT()) &&
8678          "UINT_TO_FP is supported only with FPCVT");
8679
8680   // If we have FCFIDS, then use it when converting to single-precision.
8681   // Otherwise, convert to double-precision and then round.
8682   unsigned FCFOp = (Subtarget.hasFPCVT() && Op.getValueType() == MVT::f32)
8683                        ? (Op.getOpcode() == ISD::UINT_TO_FP ? PPCISD::FCFIDUS
8684                                                             : PPCISD::FCFIDS)
8685                        : (Op.getOpcode() == ISD::UINT_TO_FP ? PPCISD::FCFIDU
8686                                                             : PPCISD::FCFID);
8687   MVT FCFTy = (Subtarget.hasFPCVT() && Op.getValueType() == MVT::f32)
8688                   ? MVT::f32
8689                   : MVT::f64;
8690
8691   // If we're converting from a float, to an int, and back to a float again,
8692   // then we don't need the store/load pair at all.
8693   if ((Op.getOperand(0).getOpcode() == ISD::FP_TO_UINT &&
8694        Subtarget.hasFPCVT()) ||
8695       (Op.getOperand(0).getOpcode() == ISD::FP_TO_SINT)) {
8696     SDValue Src = Op.getOperand(0).getOperand(0);
8697     if (Src.getValueType() == MVT::f32) {
8698       Src = DAG.getNode(ISD::FP_EXTEND, dl, MVT::f64, Src);
8699       DCI.AddToWorklist(Src.getNode());
8700     }
8701
8702     unsigned FCTOp =
8703       Op.getOperand(0).getOpcode() == ISD::FP_TO_SINT ? PPCISD::FCTIDZ :
8704                                                         PPCISD::FCTIDUZ;
8705
8706     SDValue Tmp = DAG.getNode(FCTOp, dl, MVT::f64, Src);
8707     SDValue FP = DAG.getNode(FCFOp, dl, FCFTy, Tmp);
8708
8709     if (Op.getValueType() == MVT::f32 && !Subtarget.hasFPCVT()) {
8710       FP = DAG.getNode(ISD::FP_ROUND, dl,
8711                        MVT::f32, FP, DAG.getIntPtrConstant(0));
8712       DCI.AddToWorklist(FP.getNode());
8713     }
8714
8715     return FP;
8716   }
8717
8718   return SDValue();
8719 }
8720
8721 // expandVSXLoadForLE - Convert VSX loads (which may be intrinsics for
8722 // builtins) into loads with swaps.
8723 SDValue PPCTargetLowering::expandVSXLoadForLE(SDNode *N,
8724                                               DAGCombinerInfo &DCI) const {
8725   SelectionDAG &DAG = DCI.DAG;
8726   SDLoc dl(N);
8727   SDValue Chain;
8728   SDValue Base;
8729   MachineMemOperand *MMO;
8730
8731   switch (N->getOpcode()) {
8732   default:
8733     llvm_unreachable("Unexpected opcode for little endian VSX load");
8734   case ISD::LOAD: {
8735     LoadSDNode *LD = cast<LoadSDNode>(N);
8736     Chain = LD->getChain();
8737     Base = LD->getBasePtr();
8738     MMO = LD->getMemOperand();
8739     // If the MMO suggests this isn't a load of a full vector, leave
8740     // things alone.  For a built-in, we have to make the change for
8741     // correctness, so if there is a size problem that will be a bug.
8742     if (MMO->getSize() < 16)
8743       return SDValue();
8744     break;
8745   }
8746   case ISD::INTRINSIC_W_CHAIN: {
8747     MemIntrinsicSDNode *Intrin = cast<MemIntrinsicSDNode>(N);
8748     Chain = Intrin->getChain();
8749     Base = Intrin->getBasePtr();
8750     MMO = Intrin->getMemOperand();
8751     break;
8752   }
8753   }
8754
8755   MVT VecTy = N->getValueType(0).getSimpleVT();
8756   SDValue LoadOps[] = { Chain, Base };
8757   SDValue Load = DAG.getMemIntrinsicNode(PPCISD::LXVD2X, dl,
8758                                          DAG.getVTList(VecTy, MVT::Other),
8759                                          LoadOps, VecTy, MMO);
8760   DCI.AddToWorklist(Load.getNode());
8761   Chain = Load.getValue(1);
8762   SDValue Swap = DAG.getNode(PPCISD::XXSWAPD, dl,
8763                              DAG.getVTList(VecTy, MVT::Other), Chain, Load);
8764   DCI.AddToWorklist(Swap.getNode());
8765   return Swap;
8766 }
8767
8768 // expandVSXStoreForLE - Convert VSX stores (which may be intrinsics for
8769 // builtins) into stores with swaps.
8770 SDValue PPCTargetLowering::expandVSXStoreForLE(SDNode *N,
8771                                                DAGCombinerInfo &DCI) const {
8772   SelectionDAG &DAG = DCI.DAG;
8773   SDLoc dl(N);
8774   SDValue Chain;
8775   SDValue Base;
8776   unsigned SrcOpnd;
8777   MachineMemOperand *MMO;
8778
8779   switch (N->getOpcode()) {
8780   default:
8781     llvm_unreachable("Unexpected opcode for little endian VSX store");
8782   case ISD::STORE: {
8783     StoreSDNode *ST = cast<StoreSDNode>(N);
8784     Chain = ST->getChain();
8785     Base = ST->getBasePtr();
8786     MMO = ST->getMemOperand();
8787     SrcOpnd = 1;
8788     // If the MMO suggests this isn't a store of a full vector, leave
8789     // things alone.  For a built-in, we have to make the change for
8790     // correctness, so if there is a size problem that will be a bug.
8791     if (MMO->getSize() < 16)
8792       return SDValue();
8793     break;
8794   }
8795   case ISD::INTRINSIC_VOID: {
8796     MemIntrinsicSDNode *Intrin = cast<MemIntrinsicSDNode>(N);
8797     Chain = Intrin->getChain();
8798     // Intrin->getBasePtr() oddly does not get what we want.
8799     Base = Intrin->getOperand(3);
8800     MMO = Intrin->getMemOperand();
8801     SrcOpnd = 2;
8802     break;
8803   }
8804   }
8805
8806   SDValue Src = N->getOperand(SrcOpnd);
8807   MVT VecTy = Src.getValueType().getSimpleVT();
8808   SDValue Swap = DAG.getNode(PPCISD::XXSWAPD, dl,
8809                              DAG.getVTList(VecTy, MVT::Other), Chain, Src);
8810   DCI.AddToWorklist(Swap.getNode());
8811   Chain = Swap.getValue(1);
8812   SDValue StoreOps[] = { Chain, Swap, Base };
8813   SDValue Store = DAG.getMemIntrinsicNode(PPCISD::STXVD2X, dl,
8814                                           DAG.getVTList(MVT::Other),
8815                                           StoreOps, VecTy, MMO);
8816   DCI.AddToWorklist(Store.getNode());
8817   return Store;
8818 }
8819
8820 SDValue PPCTargetLowering::PerformDAGCombine(SDNode *N,
8821                                              DAGCombinerInfo &DCI) const {
8822   SelectionDAG &DAG = DCI.DAG;
8823   SDLoc dl(N);
8824   switch (N->getOpcode()) {
8825   default: break;
8826   case PPCISD::SHL:
8827     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(N->getOperand(0))) {
8828       if (C->isNullValue())   // 0 << V -> 0.
8829         return N->getOperand(0);
8830     }
8831     break;
8832   case PPCISD::SRL:
8833     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(N->getOperand(0))) {
8834       if (C->isNullValue())   // 0 >>u V -> 0.
8835         return N->getOperand(0);
8836     }
8837     break;
8838   case PPCISD::SRA:
8839     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(N->getOperand(0))) {
8840       if (C->isNullValue() ||   //  0 >>s V -> 0.
8841           C->isAllOnesValue())    // -1 >>s V -> -1.
8842         return N->getOperand(0);
8843     }
8844     break;
8845   case ISD::SIGN_EXTEND:
8846   case ISD::ZERO_EXTEND:
8847   case ISD::ANY_EXTEND: 
8848     return DAGCombineExtBoolTrunc(N, DCI);
8849   case ISD::TRUNCATE:
8850   case ISD::SETCC:
8851   case ISD::SELECT_CC:
8852     return DAGCombineTruncBoolExt(N, DCI);
8853   case ISD::SINT_TO_FP:
8854   case ISD::UINT_TO_FP:
8855     return combineFPToIntToFP(N, DCI);
8856   case ISD::STORE: {
8857     // Turn STORE (FP_TO_SINT F) -> STFIWX(FCTIWZ(F)).
8858     if (Subtarget.hasSTFIWX() && !cast<StoreSDNode>(N)->isTruncatingStore() &&
8859         N->getOperand(1).getOpcode() == ISD::FP_TO_SINT &&
8860         N->getOperand(1).getValueType() == MVT::i32 &&
8861         N->getOperand(1).getOperand(0).getValueType() != MVT::ppcf128) {
8862       SDValue Val = N->getOperand(1).getOperand(0);
8863       if (Val.getValueType() == MVT::f32) {
8864         Val = DAG.getNode(ISD::FP_EXTEND, dl, MVT::f64, Val);
8865         DCI.AddToWorklist(Val.getNode());
8866       }
8867       Val = DAG.getNode(PPCISD::FCTIWZ, dl, MVT::f64, Val);
8868       DCI.AddToWorklist(Val.getNode());
8869
8870       SDValue Ops[] = {
8871         N->getOperand(0), Val, N->getOperand(2),
8872         DAG.getValueType(N->getOperand(1).getValueType())
8873       };
8874
8875       Val = DAG.getMemIntrinsicNode(PPCISD::STFIWX, dl,
8876               DAG.getVTList(MVT::Other), Ops,
8877               cast<StoreSDNode>(N)->getMemoryVT(),
8878               cast<StoreSDNode>(N)->getMemOperand());
8879       DCI.AddToWorklist(Val.getNode());
8880       return Val;
8881     }
8882
8883     // Turn STORE (BSWAP) -> sthbrx/stwbrx.
8884     if (cast<StoreSDNode>(N)->isUnindexed() &&
8885         N->getOperand(1).getOpcode() == ISD::BSWAP &&
8886         N->getOperand(1).getNode()->hasOneUse() &&
8887         (N->getOperand(1).getValueType() == MVT::i32 ||
8888          N->getOperand(1).getValueType() == MVT::i16 ||
8889          (Subtarget.hasLDBRX() && Subtarget.isPPC64() &&
8890           N->getOperand(1).getValueType() == MVT::i64))) {
8891       SDValue BSwapOp = N->getOperand(1).getOperand(0);
8892       // Do an any-extend to 32-bits if this is a half-word input.
8893       if (BSwapOp.getValueType() == MVT::i16)
8894         BSwapOp = DAG.getNode(ISD::ANY_EXTEND, dl, MVT::i32, BSwapOp);
8895
8896       SDValue Ops[] = {
8897         N->getOperand(0), BSwapOp, N->getOperand(2),
8898         DAG.getValueType(N->getOperand(1).getValueType())
8899       };
8900       return
8901         DAG.getMemIntrinsicNode(PPCISD::STBRX, dl, DAG.getVTList(MVT::Other),
8902                                 Ops, cast<StoreSDNode>(N)->getMemoryVT(),
8903                                 cast<StoreSDNode>(N)->getMemOperand());
8904     }
8905
8906     // For little endian, VSX stores require generating xxswapd/lxvd2x.
8907     EVT VT = N->getOperand(1).getValueType();
8908     if (VT.isSimple()) {
8909       MVT StoreVT = VT.getSimpleVT();
8910       if (Subtarget.hasVSX() && Subtarget.isLittleEndian() &&
8911           (StoreVT == MVT::v2f64 || StoreVT == MVT::v2i64 ||
8912            StoreVT == MVT::v4f32 || StoreVT == MVT::v4i32))
8913         return expandVSXStoreForLE(N, DCI);
8914     }
8915     break;
8916   }
8917   case ISD::LOAD: {
8918     LoadSDNode *LD = cast<LoadSDNode>(N);
8919     EVT VT = LD->getValueType(0);
8920
8921     // For little endian, VSX loads require generating lxvd2x/xxswapd.
8922     if (VT.isSimple()) {
8923       MVT LoadVT = VT.getSimpleVT();
8924       if (Subtarget.hasVSX() && Subtarget.isLittleEndian() &&
8925           (LoadVT == MVT::v2f64 || LoadVT == MVT::v2i64 ||
8926            LoadVT == MVT::v4f32 || LoadVT == MVT::v4i32))
8927         return expandVSXLoadForLE(N, DCI);
8928     }
8929
8930     Type *Ty = LD->getMemoryVT().getTypeForEVT(*DAG.getContext());
8931     unsigned ABIAlignment = getDataLayout()->getABITypeAlignment(Ty);
8932     if (ISD::isNON_EXTLoad(N) && VT.isVector() && Subtarget.hasAltivec() &&
8933         // P8 and later hardware should just use LOAD.
8934         !Subtarget.hasP8Vector() && (VT == MVT::v16i8 || VT == MVT::v8i16 ||
8935                                      VT == MVT::v4i32 || VT == MVT::v4f32) &&
8936         LD->getAlignment() < ABIAlignment) {
8937       // This is a type-legal unaligned Altivec load.
8938       SDValue Chain = LD->getChain();
8939       SDValue Ptr = LD->getBasePtr();
8940       bool isLittleEndian = Subtarget.isLittleEndian();
8941
8942       // This implements the loading of unaligned vectors as described in
8943       // the venerable Apple Velocity Engine overview. Specifically:
8944       // https://developer.apple.com/hardwaredrivers/ve/alignment.html
8945       // https://developer.apple.com/hardwaredrivers/ve/code_optimization.html
8946       //
8947       // The general idea is to expand a sequence of one or more unaligned
8948       // loads into an alignment-based permutation-control instruction (lvsl
8949       // or lvsr), a series of regular vector loads (which always truncate
8950       // their input address to an aligned address), and a series of
8951       // permutations.  The results of these permutations are the requested
8952       // loaded values.  The trick is that the last "extra" load is not taken
8953       // from the address you might suspect (sizeof(vector) bytes after the
8954       // last requested load), but rather sizeof(vector) - 1 bytes after the
8955       // last requested vector. The point of this is to avoid a page fault if
8956       // the base address happened to be aligned. This works because if the
8957       // base address is aligned, then adding less than a full vector length
8958       // will cause the last vector in the sequence to be (re)loaded.
8959       // Otherwise, the next vector will be fetched as you might suspect was
8960       // necessary.
8961
8962       // We might be able to reuse the permutation generation from
8963       // a different base address offset from this one by an aligned amount.
8964       // The INTRINSIC_WO_CHAIN DAG combine will attempt to perform this
8965       // optimization later.
8966       Intrinsic::ID Intr = (isLittleEndian ?
8967                             Intrinsic::ppc_altivec_lvsr :
8968                             Intrinsic::ppc_altivec_lvsl);
8969       SDValue PermCntl = BuildIntrinsicOp(Intr, Ptr, DAG, dl, MVT::v16i8);
8970
8971       // Create the new MMO for the new base load. It is like the original MMO,
8972       // but represents an area in memory almost twice the vector size centered
8973       // on the original address. If the address is unaligned, we might start
8974       // reading up to (sizeof(vector)-1) bytes below the address of the
8975       // original unaligned load.
8976       MachineFunction &MF = DAG.getMachineFunction();
8977       MachineMemOperand *BaseMMO =
8978         MF.getMachineMemOperand(LD->getMemOperand(),
8979                                 -LD->getMemoryVT().getStoreSize()+1,
8980                                 2*LD->getMemoryVT().getStoreSize()-1);
8981
8982       // Create the new base load.
8983       SDValue LDXIntID = DAG.getTargetConstant(Intrinsic::ppc_altivec_lvx,
8984                                                getPointerTy());
8985       SDValue BaseLoadOps[] = { Chain, LDXIntID, Ptr };
8986       SDValue BaseLoad =
8987         DAG.getMemIntrinsicNode(ISD::INTRINSIC_W_CHAIN, dl,
8988                                 DAG.getVTList(MVT::v4i32, MVT::Other),
8989                                 BaseLoadOps, MVT::v4i32, BaseMMO);
8990
8991       // Note that the value of IncOffset (which is provided to the next
8992       // load's pointer info offset value, and thus used to calculate the
8993       // alignment), and the value of IncValue (which is actually used to
8994       // increment the pointer value) are different! This is because we
8995       // require the next load to appear to be aligned, even though it
8996       // is actually offset from the base pointer by a lesser amount.
8997       int IncOffset = VT.getSizeInBits() / 8;
8998       int IncValue = IncOffset;
8999
9000       // Walk (both up and down) the chain looking for another load at the real
9001       // (aligned) offset (the alignment of the other load does not matter in
9002       // this case). If found, then do not use the offset reduction trick, as
9003       // that will prevent the loads from being later combined (as they would
9004       // otherwise be duplicates).
9005       if (!findConsecutiveLoad(LD, DAG))
9006         --IncValue;
9007
9008       SDValue Increment = DAG.getConstant(IncValue, getPointerTy());
9009       Ptr = DAG.getNode(ISD::ADD, dl, Ptr.getValueType(), Ptr, Increment);
9010
9011       MachineMemOperand *ExtraMMO =
9012         MF.getMachineMemOperand(LD->getMemOperand(),
9013                                 1, 2*LD->getMemoryVT().getStoreSize()-1);
9014       SDValue ExtraLoadOps[] = { Chain, LDXIntID, Ptr };
9015       SDValue ExtraLoad =
9016         DAG.getMemIntrinsicNode(ISD::INTRINSIC_W_CHAIN, dl,
9017                                 DAG.getVTList(MVT::v4i32, MVT::Other),
9018                                 ExtraLoadOps, MVT::v4i32, ExtraMMO);
9019
9020       SDValue TF = DAG.getNode(ISD::TokenFactor, dl, MVT::Other,
9021         BaseLoad.getValue(1), ExtraLoad.getValue(1));
9022
9023       // Because vperm has a big-endian bias, we must reverse the order
9024       // of the input vectors and complement the permute control vector
9025       // when generating little endian code.  We have already handled the
9026       // latter by using lvsr instead of lvsl, so just reverse BaseLoad
9027       // and ExtraLoad here.
9028       SDValue Perm;
9029       if (isLittleEndian)
9030         Perm = BuildIntrinsicOp(Intrinsic::ppc_altivec_vperm,
9031                                 ExtraLoad, BaseLoad, PermCntl, DAG, dl);
9032       else
9033         Perm = BuildIntrinsicOp(Intrinsic::ppc_altivec_vperm,
9034                                 BaseLoad, ExtraLoad, PermCntl, DAG, dl);
9035
9036       if (VT != MVT::v4i32)
9037         Perm = DAG.getNode(ISD::BITCAST, dl, VT, Perm);
9038
9039       // The output of the permutation is our loaded result, the TokenFactor is
9040       // our new chain.
9041       DCI.CombineTo(N, Perm, TF);
9042       return SDValue(N, 0);
9043     }
9044     }
9045     break;
9046     case ISD::INTRINSIC_WO_CHAIN: {
9047       bool isLittleEndian = Subtarget.isLittleEndian();
9048       Intrinsic::ID Intr = (isLittleEndian ? Intrinsic::ppc_altivec_lvsr
9049                                            : Intrinsic::ppc_altivec_lvsl);
9050       if (cast<ConstantSDNode>(N->getOperand(0))->getZExtValue() == Intr &&
9051           N->getOperand(1)->getOpcode() == ISD::ADD) {
9052         SDValue Add = N->getOperand(1);
9053
9054         if (DAG.MaskedValueIsZero(
9055                 Add->getOperand(1),
9056                 APInt::getAllOnesValue(4 /* 16 byte alignment */)
9057                     .zext(
9058                         Add.getValueType().getScalarType().getSizeInBits()))) {
9059           SDNode *BasePtr = Add->getOperand(0).getNode();
9060           for (SDNode::use_iterator UI = BasePtr->use_begin(),
9061                                     UE = BasePtr->use_end();
9062                UI != UE; ++UI) {
9063             if (UI->getOpcode() == ISD::INTRINSIC_WO_CHAIN &&
9064                 cast<ConstantSDNode>(UI->getOperand(0))->getZExtValue() ==
9065                     Intr) {
9066               // We've found another LVSL/LVSR, and this address is an aligned
9067               // multiple of that one. The results will be the same, so use the
9068               // one we've just found instead.
9069
9070               return SDValue(*UI, 0);
9071             }
9072           }
9073         }
9074       }
9075     }
9076
9077     break;
9078   case ISD::INTRINSIC_W_CHAIN: {
9079     // For little endian, VSX loads require generating lxvd2x/xxswapd.
9080     if (Subtarget.hasVSX() && Subtarget.isLittleEndian()) {
9081       switch (cast<ConstantSDNode>(N->getOperand(1))->getZExtValue()) {
9082       default:
9083         break;
9084       case Intrinsic::ppc_vsx_lxvw4x:
9085       case Intrinsic::ppc_vsx_lxvd2x:
9086         return expandVSXLoadForLE(N, DCI);
9087       }
9088     }
9089     break;
9090   }
9091   case ISD::INTRINSIC_VOID: {
9092     // For little endian, VSX stores require generating xxswapd/stxvd2x.
9093     if (Subtarget.hasVSX() && Subtarget.isLittleEndian()) {
9094       switch (cast<ConstantSDNode>(N->getOperand(1))->getZExtValue()) {
9095       default:
9096         break;
9097       case Intrinsic::ppc_vsx_stxvw4x:
9098       case Intrinsic::ppc_vsx_stxvd2x:
9099         return expandVSXStoreForLE(N, DCI);
9100       }
9101     }
9102     break;
9103   }
9104   case ISD::BSWAP:
9105     // Turn BSWAP (LOAD) -> lhbrx/lwbrx.
9106     if (ISD::isNON_EXTLoad(N->getOperand(0).getNode()) &&
9107         N->getOperand(0).hasOneUse() &&
9108         (N->getValueType(0) == MVT::i32 || N->getValueType(0) == MVT::i16 ||
9109          (Subtarget.hasLDBRX() && Subtarget.isPPC64() &&
9110           N->getValueType(0) == MVT::i64))) {
9111       SDValue Load = N->getOperand(0);
9112       LoadSDNode *LD = cast<LoadSDNode>(Load);
9113       // Create the byte-swapping load.
9114       SDValue Ops[] = {
9115         LD->getChain(),    // Chain
9116         LD->getBasePtr(),  // Ptr
9117         DAG.getValueType(N->getValueType(0)) // VT
9118       };
9119       SDValue BSLoad =
9120         DAG.getMemIntrinsicNode(PPCISD::LBRX, dl,
9121                                 DAG.getVTList(N->getValueType(0) == MVT::i64 ?
9122                                               MVT::i64 : MVT::i32, MVT::Other),
9123                                 Ops, LD->getMemoryVT(), LD->getMemOperand());
9124
9125       // If this is an i16 load, insert the truncate.
9126       SDValue ResVal = BSLoad;
9127       if (N->getValueType(0) == MVT::i16)
9128         ResVal = DAG.getNode(ISD::TRUNCATE, dl, MVT::i16, BSLoad);
9129
9130       // First, combine the bswap away.  This makes the value produced by the
9131       // load dead.
9132       DCI.CombineTo(N, ResVal);
9133
9134       // Next, combine the load away, we give it a bogus result value but a real
9135       // chain result.  The result value is dead because the bswap is dead.
9136       DCI.CombineTo(Load.getNode(), ResVal, BSLoad.getValue(1));
9137
9138       // Return N so it doesn't get rechecked!
9139       return SDValue(N, 0);
9140     }
9141
9142     break;
9143   case PPCISD::VCMP: {
9144     // If a VCMPo node already exists with exactly the same operands as this
9145     // node, use its result instead of this node (VCMPo computes both a CR6 and
9146     // a normal output).
9147     //
9148     if (!N->getOperand(0).hasOneUse() &&
9149         !N->getOperand(1).hasOneUse() &&
9150         !N->getOperand(2).hasOneUse()) {
9151
9152       // Scan all of the users of the LHS, looking for VCMPo's that match.
9153       SDNode *VCMPoNode = nullptr;
9154
9155       SDNode *LHSN = N->getOperand(0).getNode();
9156       for (SDNode::use_iterator UI = LHSN->use_begin(), E = LHSN->use_end();
9157            UI != E; ++UI)
9158         if (UI->getOpcode() == PPCISD::VCMPo &&
9159             UI->getOperand(1) == N->getOperand(1) &&
9160             UI->getOperand(2) == N->getOperand(2) &&
9161             UI->getOperand(0) == N->getOperand(0)) {
9162           VCMPoNode = *UI;
9163           break;
9164         }
9165
9166       // If there is no VCMPo node, or if the flag value has a single use, don't
9167       // transform this.
9168       if (!VCMPoNode || VCMPoNode->hasNUsesOfValue(0, 1))
9169         break;
9170
9171       // Look at the (necessarily single) use of the flag value.  If it has a
9172       // chain, this transformation is more complex.  Note that multiple things
9173       // could use the value result, which we should ignore.
9174       SDNode *FlagUser = nullptr;
9175       for (SDNode::use_iterator UI = VCMPoNode->use_begin();
9176            FlagUser == nullptr; ++UI) {
9177         assert(UI != VCMPoNode->use_end() && "Didn't find user!");
9178         SDNode *User = *UI;
9179         for (unsigned i = 0, e = User->getNumOperands(); i != e; ++i) {
9180           if (User->getOperand(i) == SDValue(VCMPoNode, 1)) {
9181             FlagUser = User;
9182             break;
9183           }
9184         }
9185       }
9186
9187       // If the user is a MFOCRF instruction, we know this is safe.
9188       // Otherwise we give up for right now.
9189       if (FlagUser->getOpcode() == PPCISD::MFOCRF)
9190         return SDValue(VCMPoNode, 0);
9191     }
9192     break;
9193   }
9194   case ISD::BRCOND: {
9195     SDValue Cond = N->getOperand(1);
9196     SDValue Target = N->getOperand(2);
9197  
9198     if (Cond.getOpcode() == ISD::INTRINSIC_W_CHAIN &&
9199         cast<ConstantSDNode>(Cond.getOperand(1))->getZExtValue() ==
9200           Intrinsic::ppc_is_decremented_ctr_nonzero) {
9201
9202       // We now need to make the intrinsic dead (it cannot be instruction
9203       // selected).
9204       DAG.ReplaceAllUsesOfValueWith(Cond.getValue(1), Cond.getOperand(0));
9205       assert(Cond.getNode()->hasOneUse() &&
9206              "Counter decrement has more than one use");
9207
9208       return DAG.getNode(PPCISD::BDNZ, dl, MVT::Other,
9209                          N->getOperand(0), Target);
9210     }
9211   }
9212   break;
9213   case ISD::BR_CC: {
9214     // If this is a branch on an altivec predicate comparison, lower this so
9215     // that we don't have to do a MFOCRF: instead, branch directly on CR6.  This
9216     // lowering is done pre-legalize, because the legalizer lowers the predicate
9217     // compare down to code that is difficult to reassemble.
9218     ISD::CondCode CC = cast<CondCodeSDNode>(N->getOperand(1))->get();
9219     SDValue LHS = N->getOperand(2), RHS = N->getOperand(3);
9220
9221     // Sometimes the promoted value of the intrinsic is ANDed by some non-zero
9222     // value. If so, pass-through the AND to get to the intrinsic.
9223     if (LHS.getOpcode() == ISD::AND &&
9224         LHS.getOperand(0).getOpcode() == ISD::INTRINSIC_W_CHAIN &&
9225         cast<ConstantSDNode>(LHS.getOperand(0).getOperand(1))->getZExtValue() ==
9226           Intrinsic::ppc_is_decremented_ctr_nonzero &&
9227         isa<ConstantSDNode>(LHS.getOperand(1)) &&
9228         !cast<ConstantSDNode>(LHS.getOperand(1))->getConstantIntValue()->
9229           isZero())
9230       LHS = LHS.getOperand(0);
9231
9232     if (LHS.getOpcode() == ISD::INTRINSIC_W_CHAIN &&
9233         cast<ConstantSDNode>(LHS.getOperand(1))->getZExtValue() ==
9234           Intrinsic::ppc_is_decremented_ctr_nonzero &&
9235         isa<ConstantSDNode>(RHS)) {
9236       assert((CC == ISD::SETEQ || CC == ISD::SETNE) &&
9237              "Counter decrement comparison is not EQ or NE");
9238
9239       unsigned Val = cast<ConstantSDNode>(RHS)->getZExtValue();
9240       bool isBDNZ = (CC == ISD::SETEQ && Val) ||
9241                     (CC == ISD::SETNE && !Val);
9242
9243       // We now need to make the intrinsic dead (it cannot be instruction
9244       // selected).
9245       DAG.ReplaceAllUsesOfValueWith(LHS.getValue(1), LHS.getOperand(0));
9246       assert(LHS.getNode()->hasOneUse() &&
9247              "Counter decrement has more than one use");
9248
9249       return DAG.getNode(isBDNZ ? PPCISD::BDNZ : PPCISD::BDZ, dl, MVT::Other,
9250                          N->getOperand(0), N->getOperand(4));
9251     }
9252
9253     int CompareOpc;
9254     bool isDot;
9255
9256     if (LHS.getOpcode() == ISD::INTRINSIC_WO_CHAIN &&
9257         isa<ConstantSDNode>(RHS) && (CC == ISD::SETEQ || CC == ISD::SETNE) &&
9258         getAltivecCompareInfo(LHS, CompareOpc, isDot)) {
9259       assert(isDot && "Can't compare against a vector result!");
9260
9261       // If this is a comparison against something other than 0/1, then we know
9262       // that the condition is never/always true.
9263       unsigned Val = cast<ConstantSDNode>(RHS)->getZExtValue();
9264       if (Val != 0 && Val != 1) {
9265         if (CC == ISD::SETEQ)      // Cond never true, remove branch.
9266           return N->getOperand(0);
9267         // Always !=, turn it into an unconditional branch.
9268         return DAG.getNode(ISD::BR, dl, MVT::Other,
9269                            N->getOperand(0), N->getOperand(4));
9270       }
9271
9272       bool BranchOnWhenPredTrue = (CC == ISD::SETEQ) ^ (Val == 0);
9273
9274       // Create the PPCISD altivec 'dot' comparison node.
9275       SDValue Ops[] = {
9276         LHS.getOperand(2),  // LHS of compare
9277         LHS.getOperand(3),  // RHS of compare
9278         DAG.getConstant(CompareOpc, MVT::i32)
9279       };
9280       EVT VTs[] = { LHS.getOperand(2).getValueType(), MVT::Glue };
9281       SDValue CompNode = DAG.getNode(PPCISD::VCMPo, dl, VTs, Ops);
9282
9283       // Unpack the result based on how the target uses it.
9284       PPC::Predicate CompOpc;
9285       switch (cast<ConstantSDNode>(LHS.getOperand(1))->getZExtValue()) {
9286       default:  // Can't happen, don't crash on invalid number though.
9287       case 0:   // Branch on the value of the EQ bit of CR6.
9288         CompOpc = BranchOnWhenPredTrue ? PPC::PRED_EQ : PPC::PRED_NE;
9289         break;
9290       case 1:   // Branch on the inverted value of the EQ bit of CR6.
9291         CompOpc = BranchOnWhenPredTrue ? PPC::PRED_NE : PPC::PRED_EQ;
9292         break;
9293       case 2:   // Branch on the value of the LT bit of CR6.
9294         CompOpc = BranchOnWhenPredTrue ? PPC::PRED_LT : PPC::PRED_GE;
9295         break;
9296       case 3:   // Branch on the inverted value of the LT bit of CR6.
9297         CompOpc = BranchOnWhenPredTrue ? PPC::PRED_GE : PPC::PRED_LT;
9298         break;
9299       }
9300
9301       return DAG.getNode(PPCISD::COND_BRANCH, dl, MVT::Other, N->getOperand(0),
9302                          DAG.getConstant(CompOpc, MVT::i32),
9303                          DAG.getRegister(PPC::CR6, MVT::i32),
9304                          N->getOperand(4), CompNode.getValue(1));
9305     }
9306     break;
9307   }
9308   }
9309
9310   return SDValue();
9311 }
9312
9313 SDValue
9314 PPCTargetLowering::BuildSDIVPow2(SDNode *N, const APInt &Divisor,
9315                                   SelectionDAG &DAG,
9316                                   std::vector<SDNode *> *Created) const {
9317   // fold (sdiv X, pow2)
9318   EVT VT = N->getValueType(0);
9319   if (VT == MVT::i64 && !Subtarget.isPPC64())
9320     return SDValue();
9321   if ((VT != MVT::i32 && VT != MVT::i64) ||
9322       !(Divisor.isPowerOf2() || (-Divisor).isPowerOf2()))
9323     return SDValue();
9324
9325   SDLoc DL(N);
9326   SDValue N0 = N->getOperand(0);
9327
9328   bool IsNegPow2 = (-Divisor).isPowerOf2();
9329   unsigned Lg2 = (IsNegPow2 ? -Divisor : Divisor).countTrailingZeros();
9330   SDValue ShiftAmt = DAG.getConstant(Lg2, VT);
9331
9332   SDValue Op = DAG.getNode(PPCISD::SRA_ADDZE, DL, VT, N0, ShiftAmt);
9333   if (Created)
9334     Created->push_back(Op.getNode());
9335
9336   if (IsNegPow2) {
9337     Op = DAG.getNode(ISD::SUB, DL, VT, DAG.getConstant(0, VT), Op);
9338     if (Created)
9339       Created->push_back(Op.getNode());
9340   }
9341
9342   return Op;
9343 }
9344
9345 //===----------------------------------------------------------------------===//
9346 // Inline Assembly Support
9347 //===----------------------------------------------------------------------===//
9348
9349 void PPCTargetLowering::computeKnownBitsForTargetNode(const SDValue Op,
9350                                                       APInt &KnownZero,
9351                                                       APInt &KnownOne,
9352                                                       const SelectionDAG &DAG,
9353                                                       unsigned Depth) const {
9354   KnownZero = KnownOne = APInt(KnownZero.getBitWidth(), 0);
9355   switch (Op.getOpcode()) {
9356   default: break;
9357   case PPCISD::LBRX: {
9358     // lhbrx is known to have the top bits cleared out.
9359     if (cast<VTSDNode>(Op.getOperand(2))->getVT() == MVT::i16)
9360       KnownZero = 0xFFFF0000;
9361     break;
9362   }
9363   case ISD::INTRINSIC_WO_CHAIN: {
9364     switch (cast<ConstantSDNode>(Op.getOperand(0))->getZExtValue()) {
9365     default: break;
9366     case Intrinsic::ppc_altivec_vcmpbfp_p:
9367     case Intrinsic::ppc_altivec_vcmpeqfp_p:
9368     case Intrinsic::ppc_altivec_vcmpequb_p:
9369     case Intrinsic::ppc_altivec_vcmpequh_p:
9370     case Intrinsic::ppc_altivec_vcmpequw_p:
9371     case Intrinsic::ppc_altivec_vcmpgefp_p:
9372     case Intrinsic::ppc_altivec_vcmpgtfp_p:
9373     case Intrinsic::ppc_altivec_vcmpgtsb_p:
9374     case Intrinsic::ppc_altivec_vcmpgtsh_p:
9375     case Intrinsic::ppc_altivec_vcmpgtsw_p:
9376     case Intrinsic::ppc_altivec_vcmpgtub_p:
9377     case Intrinsic::ppc_altivec_vcmpgtuh_p:
9378     case Intrinsic::ppc_altivec_vcmpgtuw_p:
9379       KnownZero = ~1U;  // All bits but the low one are known to be zero.
9380       break;
9381     }
9382   }
9383   }
9384 }
9385
9386 unsigned PPCTargetLowering::getPrefLoopAlignment(MachineLoop *ML) const {
9387   switch (Subtarget.getDarwinDirective()) {
9388   default: break;
9389   case PPC::DIR_970:
9390   case PPC::DIR_PWR4:
9391   case PPC::DIR_PWR5:
9392   case PPC::DIR_PWR5X:
9393   case PPC::DIR_PWR6:
9394   case PPC::DIR_PWR6X:
9395   case PPC::DIR_PWR7:
9396   case PPC::DIR_PWR8: {
9397     if (!ML)
9398       break;
9399
9400     const PPCInstrInfo *TII = Subtarget.getInstrInfo();
9401
9402     // For small loops (between 5 and 8 instructions), align to a 32-byte
9403     // boundary so that the entire loop fits in one instruction-cache line.
9404     uint64_t LoopSize = 0;
9405     for (auto I = ML->block_begin(), IE = ML->block_end(); I != IE; ++I)
9406       for (auto J = (*I)->begin(), JE = (*I)->end(); J != JE; ++J)
9407         LoopSize += TII->GetInstSizeInBytes(J);
9408
9409     if (LoopSize > 16 && LoopSize <= 32)
9410       return 5;
9411
9412     break;
9413   }
9414   }
9415
9416   return TargetLowering::getPrefLoopAlignment(ML);
9417 }
9418
9419 /// getConstraintType - Given a constraint, return the type of
9420 /// constraint it is for this target.
9421 PPCTargetLowering::ConstraintType
9422 PPCTargetLowering::getConstraintType(const std::string &Constraint) const {
9423   if (Constraint.size() == 1) {
9424     switch (Constraint[0]) {
9425     default: break;
9426     case 'b':
9427     case 'r':
9428     case 'f':
9429     case 'v':
9430     case 'y':
9431       return C_RegisterClass;
9432     case 'Z':
9433       // FIXME: While Z does indicate a memory constraint, it specifically
9434       // indicates an r+r address (used in conjunction with the 'y' modifier
9435       // in the replacement string). Currently, we're forcing the base
9436       // register to be r0 in the asm printer (which is interpreted as zero)
9437       // and forming the complete address in the second register. This is
9438       // suboptimal.
9439       return C_Memory;
9440     }
9441   } else if (Constraint == "wc") { // individual CR bits.
9442     return C_RegisterClass;
9443   } else if (Constraint == "wa" || Constraint == "wd" ||
9444              Constraint == "wf" || Constraint == "ws") {
9445     return C_RegisterClass; // VSX registers.
9446   }
9447   return TargetLowering::getConstraintType(Constraint);
9448 }
9449
9450 /// Examine constraint type and operand type and determine a weight value.
9451 /// This object must already have been set up with the operand type
9452 /// and the current alternative constraint selected.
9453 TargetLowering::ConstraintWeight
9454 PPCTargetLowering::getSingleConstraintMatchWeight(
9455     AsmOperandInfo &info, const char *constraint) const {
9456   ConstraintWeight weight = CW_Invalid;
9457   Value *CallOperandVal = info.CallOperandVal;
9458     // If we don't have a value, we can't do a match,
9459     // but allow it at the lowest weight.
9460   if (!CallOperandVal)
9461     return CW_Default;
9462   Type *type = CallOperandVal->getType();
9463
9464   // Look at the constraint type.
9465   if (StringRef(constraint) == "wc" && type->isIntegerTy(1))
9466     return CW_Register; // an individual CR bit.
9467   else if ((StringRef(constraint) == "wa" ||
9468             StringRef(constraint) == "wd" ||
9469             StringRef(constraint) == "wf") &&
9470            type->isVectorTy())
9471     return CW_Register;
9472   else if (StringRef(constraint) == "ws" && type->isDoubleTy())
9473     return CW_Register;
9474
9475   switch (*constraint) {
9476   default:
9477     weight = TargetLowering::getSingleConstraintMatchWeight(info, constraint);
9478     break;
9479   case 'b':
9480     if (type->isIntegerTy())
9481       weight = CW_Register;
9482     break;
9483   case 'f':
9484     if (type->isFloatTy())
9485       weight = CW_Register;
9486     break;
9487   case 'd':
9488     if (type->isDoubleTy())
9489       weight = CW_Register;
9490     break;
9491   case 'v':
9492     if (type->isVectorTy())
9493       weight = CW_Register;
9494     break;
9495   case 'y':
9496     weight = CW_Register;
9497     break;
9498   case 'Z':
9499     weight = CW_Memory;
9500     break;
9501   }
9502   return weight;
9503 }
9504
9505 std::pair<unsigned, const TargetRegisterClass*>
9506 PPCTargetLowering::getRegForInlineAsmConstraint(const std::string &Constraint,
9507                                                 MVT VT) const {
9508   if (Constraint.size() == 1) {
9509     // GCC RS6000 Constraint Letters
9510     switch (Constraint[0]) {
9511     case 'b':   // R1-R31
9512       if (VT == MVT::i64 && Subtarget.isPPC64())
9513         return std::make_pair(0U, &PPC::G8RC_NOX0RegClass);
9514       return std::make_pair(0U, &PPC::GPRC_NOR0RegClass);
9515     case 'r':   // R0-R31
9516       if (VT == MVT::i64 && Subtarget.isPPC64())
9517         return std::make_pair(0U, &PPC::G8RCRegClass);
9518       return std::make_pair(0U, &PPC::GPRCRegClass);
9519     case 'f':
9520       if (VT == MVT::f32 || VT == MVT::i32)
9521         return std::make_pair(0U, &PPC::F4RCRegClass);
9522       if (VT == MVT::f64 || VT == MVT::i64)
9523         return std::make_pair(0U, &PPC::F8RCRegClass);
9524       break;
9525     case 'v':
9526       return std::make_pair(0U, &PPC::VRRCRegClass);
9527     case 'y':   // crrc
9528       return std::make_pair(0U, &PPC::CRRCRegClass);
9529     }
9530   } else if (Constraint == "wc") { // an individual CR bit.
9531     return std::make_pair(0U, &PPC::CRBITRCRegClass);
9532   } else if (Constraint == "wa" || Constraint == "wd" ||
9533              Constraint == "wf") {
9534     return std::make_pair(0U, &PPC::VSRCRegClass);
9535   } else if (Constraint == "ws") {
9536     return std::make_pair(0U, &PPC::VSFRCRegClass);
9537   }
9538
9539   std::pair<unsigned, const TargetRegisterClass*> R =
9540     TargetLowering::getRegForInlineAsmConstraint(Constraint, VT);
9541
9542   // r[0-9]+ are used, on PPC64, to refer to the corresponding 64-bit registers
9543   // (which we call X[0-9]+). If a 64-bit value has been requested, and a
9544   // 32-bit GPR has been selected, then 'upgrade' it to the 64-bit parent
9545   // register.
9546   // FIXME: If TargetLowering::getRegForInlineAsmConstraint could somehow use
9547   // the AsmName field from *RegisterInfo.td, then this would not be necessary.
9548   if (R.first && VT == MVT::i64 && Subtarget.isPPC64() &&
9549       PPC::GPRCRegClass.contains(R.first)) {
9550     const TargetRegisterInfo *TRI = Subtarget.getRegisterInfo();
9551     return std::make_pair(TRI->getMatchingSuperReg(R.first,
9552                             PPC::sub_32, &PPC::G8RCRegClass),
9553                           &PPC::G8RCRegClass);
9554   }
9555
9556   // GCC accepts 'cc' as an alias for 'cr0', and we need to do the same.
9557   if (!R.second && StringRef("{cc}").equals_lower(Constraint)) {
9558     R.first = PPC::CR0;
9559     R.second = &PPC::CRRCRegClass;
9560   }
9561
9562   return R;
9563 }
9564
9565
9566 /// LowerAsmOperandForConstraint - Lower the specified operand into the Ops
9567 /// vector.  If it is invalid, don't add anything to Ops.
9568 void PPCTargetLowering::LowerAsmOperandForConstraint(SDValue Op,
9569                                                      std::string &Constraint,
9570                                                      std::vector<SDValue>&Ops,
9571                                                      SelectionDAG &DAG) const {
9572   SDValue Result;
9573
9574   // Only support length 1 constraints.
9575   if (Constraint.length() > 1) return;
9576
9577   char Letter = Constraint[0];
9578   switch (Letter) {
9579   default: break;
9580   case 'I':
9581   case 'J':
9582   case 'K':
9583   case 'L':
9584   case 'M':
9585   case 'N':
9586   case 'O':
9587   case 'P': {
9588     ConstantSDNode *CST = dyn_cast<ConstantSDNode>(Op);
9589     if (!CST) return; // Must be an immediate to match.
9590     int64_t Value = CST->getSExtValue();
9591     EVT TCVT = MVT::i64; // All constants taken to be 64 bits so that negative
9592                          // numbers are printed as such.
9593     switch (Letter) {
9594     default: llvm_unreachable("Unknown constraint letter!");
9595     case 'I':  // "I" is a signed 16-bit constant.
9596       if (isInt<16>(Value))
9597         Result = DAG.getTargetConstant(Value, TCVT);
9598       break;
9599     case 'J':  // "J" is a constant with only the high-order 16 bits nonzero.
9600       if (isShiftedUInt<16, 16>(Value))
9601         Result = DAG.getTargetConstant(Value, TCVT);
9602       break;
9603     case 'L':  // "L" is a signed 16-bit constant shifted left 16 bits.
9604       if (isShiftedInt<16, 16>(Value))
9605         Result = DAG.getTargetConstant(Value, TCVT);
9606       break;
9607     case 'K':  // "K" is a constant with only the low-order 16 bits nonzero.
9608       if (isUInt<16>(Value))
9609         Result = DAG.getTargetConstant(Value, TCVT);
9610       break;
9611     case 'M':  // "M" is a constant that is greater than 31.
9612       if (Value > 31)
9613         Result = DAG.getTargetConstant(Value, TCVT);
9614       break;
9615     case 'N':  // "N" is a positive constant that is an exact power of two.
9616       if (Value > 0 && isPowerOf2_64(Value))
9617         Result = DAG.getTargetConstant(Value, TCVT);
9618       break;
9619     case 'O':  // "O" is the constant zero.
9620       if (Value == 0)
9621         Result = DAG.getTargetConstant(Value, TCVT);
9622       break;
9623     case 'P':  // "P" is a constant whose negation is a signed 16-bit constant.
9624       if (isInt<16>(-Value))
9625         Result = DAG.getTargetConstant(Value, TCVT);
9626       break;
9627     }
9628     break;
9629   }
9630   }
9631
9632   if (Result.getNode()) {
9633     Ops.push_back(Result);
9634     return;
9635   }
9636
9637   // Handle standard constraint letters.
9638   TargetLowering::LowerAsmOperandForConstraint(Op, Constraint, Ops, DAG);
9639 }
9640
9641 // isLegalAddressingMode - Return true if the addressing mode represented
9642 // by AM is legal for this target, for a load/store of the specified type.
9643 bool PPCTargetLowering::isLegalAddressingMode(const AddrMode &AM,
9644                                               Type *Ty) const {
9645   // FIXME: PPC does not allow r+i addressing modes for vectors!
9646
9647   // PPC allows a sign-extended 16-bit immediate field.
9648   if (AM.BaseOffs <= -(1LL << 16) || AM.BaseOffs >= (1LL << 16)-1)
9649     return false;
9650
9651   // No global is ever allowed as a base.
9652   if (AM.BaseGV)
9653     return false;
9654
9655   // PPC only support r+r,
9656   switch (AM.Scale) {
9657   case 0:  // "r+i" or just "i", depending on HasBaseReg.
9658     break;
9659   case 1:
9660     if (AM.HasBaseReg && AM.BaseOffs)  // "r+r+i" is not allowed.
9661       return false;
9662     // Otherwise we have r+r or r+i.
9663     break;
9664   case 2:
9665     if (AM.HasBaseReg || AM.BaseOffs)  // 2*r+r  or  2*r+i is not allowed.
9666       return false;
9667     // Allow 2*r as r+r.
9668     break;
9669   default:
9670     // No other scales are supported.
9671     return false;
9672   }
9673
9674   return true;
9675 }
9676
9677 SDValue PPCTargetLowering::LowerRETURNADDR(SDValue Op,
9678                                            SelectionDAG &DAG) const {
9679   MachineFunction &MF = DAG.getMachineFunction();
9680   MachineFrameInfo *MFI = MF.getFrameInfo();
9681   MFI->setReturnAddressIsTaken(true);
9682
9683   if (verifyReturnAddressArgumentIsConstant(Op, DAG))
9684     return SDValue();
9685
9686   SDLoc dl(Op);
9687   unsigned Depth = cast<ConstantSDNode>(Op.getOperand(0))->getZExtValue();
9688
9689   // Make sure the function does not optimize away the store of the RA to
9690   // the stack.
9691   PPCFunctionInfo *FuncInfo = MF.getInfo<PPCFunctionInfo>();
9692   FuncInfo->setLRStoreRequired();
9693   bool isPPC64 = Subtarget.isPPC64();
9694
9695   if (Depth > 0) {
9696     SDValue FrameAddr = LowerFRAMEADDR(Op, DAG);
9697     SDValue Offset =
9698         DAG.getConstant(Subtarget.getFrameLowering()->getReturnSaveOffset(),
9699                         isPPC64 ? MVT::i64 : MVT::i32);
9700     return DAG.getLoad(getPointerTy(), dl, DAG.getEntryNode(),
9701                        DAG.getNode(ISD::ADD, dl, getPointerTy(),
9702                                    FrameAddr, Offset),
9703                        MachinePointerInfo(), false, false, false, 0);
9704   }
9705
9706   // Just load the return address off the stack.
9707   SDValue RetAddrFI = getReturnAddrFrameIndex(DAG);
9708   return DAG.getLoad(getPointerTy(), dl, DAG.getEntryNode(),
9709                      RetAddrFI, MachinePointerInfo(), false, false, false, 0);
9710 }
9711
9712 SDValue PPCTargetLowering::LowerFRAMEADDR(SDValue Op,
9713                                           SelectionDAG &DAG) const {
9714   SDLoc dl(Op);
9715   unsigned Depth = cast<ConstantSDNode>(Op.getOperand(0))->getZExtValue();
9716
9717   EVT PtrVT = DAG.getTargetLoweringInfo().getPointerTy();
9718   bool isPPC64 = PtrVT == MVT::i64;
9719
9720   MachineFunction &MF = DAG.getMachineFunction();
9721   MachineFrameInfo *MFI = MF.getFrameInfo();
9722   MFI->setFrameAddressIsTaken(true);
9723
9724   // Naked functions never have a frame pointer, and so we use r1. For all
9725   // other functions, this decision must be delayed until during PEI.
9726   unsigned FrameReg;
9727   if (MF.getFunction()->hasFnAttribute(Attribute::Naked))
9728     FrameReg = isPPC64 ? PPC::X1 : PPC::R1;
9729   else
9730     FrameReg = isPPC64 ? PPC::FP8 : PPC::FP;
9731
9732   SDValue FrameAddr = DAG.getCopyFromReg(DAG.getEntryNode(), dl, FrameReg,
9733                                          PtrVT);
9734   while (Depth--)
9735     FrameAddr = DAG.getLoad(Op.getValueType(), dl, DAG.getEntryNode(),
9736                             FrameAddr, MachinePointerInfo(), false, false,
9737                             false, 0);
9738   return FrameAddr;
9739 }
9740
9741 // FIXME? Maybe this could be a TableGen attribute on some registers and
9742 // this table could be generated automatically from RegInfo.
9743 unsigned PPCTargetLowering::getRegisterByName(const char* RegName,
9744                                               EVT VT) const {
9745   bool isPPC64 = Subtarget.isPPC64();
9746   bool isDarwinABI = Subtarget.isDarwinABI();
9747
9748   if ((isPPC64 && VT != MVT::i64 && VT != MVT::i32) ||
9749       (!isPPC64 && VT != MVT::i32))
9750     report_fatal_error("Invalid register global variable type");
9751
9752   bool is64Bit = isPPC64 && VT == MVT::i64;
9753   unsigned Reg = StringSwitch<unsigned>(RegName)
9754                    .Case("r1", is64Bit ? PPC::X1 : PPC::R1)
9755                    .Case("r2", (isDarwinABI || isPPC64) ? 0 : PPC::R2)
9756                    .Case("r13", (!isPPC64 && isDarwinABI) ? 0 :
9757                                   (is64Bit ? PPC::X13 : PPC::R13))
9758                    .Default(0);
9759
9760   if (Reg)
9761     return Reg;
9762   report_fatal_error("Invalid register name global variable");
9763 }
9764
9765 bool
9766 PPCTargetLowering::isOffsetFoldingLegal(const GlobalAddressSDNode *GA) const {
9767   // The PowerPC target isn't yet aware of offsets.
9768   return false;
9769 }
9770
9771 bool PPCTargetLowering::getTgtMemIntrinsic(IntrinsicInfo &Info,
9772                                            const CallInst &I,
9773                                            unsigned Intrinsic) const {
9774
9775   switch (Intrinsic) {
9776   case Intrinsic::ppc_altivec_lvx:
9777   case Intrinsic::ppc_altivec_lvxl:
9778   case Intrinsic::ppc_altivec_lvebx:
9779   case Intrinsic::ppc_altivec_lvehx:
9780   case Intrinsic::ppc_altivec_lvewx:
9781   case Intrinsic::ppc_vsx_lxvd2x:
9782   case Intrinsic::ppc_vsx_lxvw4x: {
9783     EVT VT;
9784     switch (Intrinsic) {
9785     case Intrinsic::ppc_altivec_lvebx:
9786       VT = MVT::i8;
9787       break;
9788     case Intrinsic::ppc_altivec_lvehx:
9789       VT = MVT::i16;
9790       break;
9791     case Intrinsic::ppc_altivec_lvewx:
9792       VT = MVT::i32;
9793       break;
9794     case Intrinsic::ppc_vsx_lxvd2x:
9795       VT = MVT::v2f64;
9796       break;
9797     default:
9798       VT = MVT::v4i32;
9799       break;
9800     }
9801
9802     Info.opc = ISD::INTRINSIC_W_CHAIN;
9803     Info.memVT = VT;
9804     Info.ptrVal = I.getArgOperand(0);
9805     Info.offset = -VT.getStoreSize()+1;
9806     Info.size = 2*VT.getStoreSize()-1;
9807     Info.align = 1;
9808     Info.vol = false;
9809     Info.readMem = true;
9810     Info.writeMem = false;
9811     return true;
9812   }
9813   case Intrinsic::ppc_altivec_stvx:
9814   case Intrinsic::ppc_altivec_stvxl:
9815   case Intrinsic::ppc_altivec_stvebx:
9816   case Intrinsic::ppc_altivec_stvehx:
9817   case Intrinsic::ppc_altivec_stvewx:
9818   case Intrinsic::ppc_vsx_stxvd2x:
9819   case Intrinsic::ppc_vsx_stxvw4x: {
9820     EVT VT;
9821     switch (Intrinsic) {
9822     case Intrinsic::ppc_altivec_stvebx:
9823       VT = MVT::i8;
9824       break;
9825     case Intrinsic::ppc_altivec_stvehx:
9826       VT = MVT::i16;
9827       break;
9828     case Intrinsic::ppc_altivec_stvewx:
9829       VT = MVT::i32;
9830       break;
9831     case Intrinsic::ppc_vsx_stxvd2x:
9832       VT = MVT::v2f64;
9833       break;
9834     default:
9835       VT = MVT::v4i32;
9836       break;
9837     }
9838
9839     Info.opc = ISD::INTRINSIC_VOID;
9840     Info.memVT = VT;
9841     Info.ptrVal = I.getArgOperand(1);
9842     Info.offset = -VT.getStoreSize()+1;
9843     Info.size = 2*VT.getStoreSize()-1;
9844     Info.align = 1;
9845     Info.vol = false;
9846     Info.readMem = false;
9847     Info.writeMem = true;
9848     return true;
9849   }
9850   default:
9851     break;
9852   }
9853
9854   return false;
9855 }
9856
9857 /// getOptimalMemOpType - Returns the target specific optimal type for load
9858 /// and store operations as a result of memset, memcpy, and memmove
9859 /// lowering. If DstAlign is zero that means it's safe to destination
9860 /// alignment can satisfy any constraint. Similarly if SrcAlign is zero it
9861 /// means there isn't a need to check it against alignment requirement,
9862 /// probably because the source does not need to be loaded. If 'IsMemset' is
9863 /// true, that means it's expanding a memset. If 'ZeroMemset' is true, that
9864 /// means it's a memset of zero. 'MemcpyStrSrc' indicates whether the memcpy
9865 /// source is constant so it does not need to be loaded.
9866 /// It returns EVT::Other if the type should be determined using generic
9867 /// target-independent logic.
9868 EVT PPCTargetLowering::getOptimalMemOpType(uint64_t Size,
9869                                            unsigned DstAlign, unsigned SrcAlign,
9870                                            bool IsMemset, bool ZeroMemset,
9871                                            bool MemcpyStrSrc,
9872                                            MachineFunction &MF) const {
9873   if (Subtarget.isPPC64()) {
9874     return MVT::i64;
9875   } else {
9876     return MVT::i32;
9877   }
9878 }
9879
9880 /// \brief Returns true if it is beneficial to convert a load of a constant
9881 /// to just the constant itself.
9882 bool PPCTargetLowering::shouldConvertConstantLoadToIntImm(const APInt &Imm,
9883                                                           Type *Ty) const {
9884   assert(Ty->isIntegerTy());
9885
9886   unsigned BitSize = Ty->getPrimitiveSizeInBits();
9887   if (BitSize == 0 || BitSize > 64)
9888     return false;
9889   return true;
9890 }
9891
9892 bool PPCTargetLowering::isTruncateFree(Type *Ty1, Type *Ty2) const {
9893   if (!Ty1->isIntegerTy() || !Ty2->isIntegerTy())
9894     return false;
9895   unsigned NumBits1 = Ty1->getPrimitiveSizeInBits();
9896   unsigned NumBits2 = Ty2->getPrimitiveSizeInBits();
9897   return NumBits1 == 64 && NumBits2 == 32;
9898 }
9899
9900 bool PPCTargetLowering::isTruncateFree(EVT VT1, EVT VT2) const {
9901   if (!VT1.isInteger() || !VT2.isInteger())
9902     return false;
9903   unsigned NumBits1 = VT1.getSizeInBits();
9904   unsigned NumBits2 = VT2.getSizeInBits();
9905   return NumBits1 == 64 && NumBits2 == 32;
9906 }
9907
9908 bool PPCTargetLowering::isZExtFree(SDValue Val, EVT VT2) const {
9909   // Generally speaking, zexts are not free, but they are free when they can be
9910   // folded with other operations.
9911   if (LoadSDNode *LD = dyn_cast<LoadSDNode>(Val)) {
9912     EVT MemVT = LD->getMemoryVT();
9913     if ((MemVT == MVT::i1 || MemVT == MVT::i8 || MemVT == MVT::i16 ||
9914          (Subtarget.isPPC64() && MemVT == MVT::i32)) &&
9915         (LD->getExtensionType() == ISD::NON_EXTLOAD ||
9916          LD->getExtensionType() == ISD::ZEXTLOAD))
9917       return true;
9918   }
9919
9920   // FIXME: Add other cases...
9921   //  - 32-bit shifts with a zext to i64
9922   //  - zext after ctlz, bswap, etc.
9923   //  - zext after and by a constant mask
9924
9925   return TargetLowering::isZExtFree(Val, VT2);
9926 }
9927
9928 bool PPCTargetLowering::isFPExtFree(EVT VT) const {
9929   assert(VT.isFloatingPoint());
9930   return true;
9931 }
9932
9933 bool PPCTargetLowering::isLegalICmpImmediate(int64_t Imm) const {
9934   return isInt<16>(Imm) || isUInt<16>(Imm);
9935 }
9936
9937 bool PPCTargetLowering::isLegalAddImmediate(int64_t Imm) const {
9938   return isInt<16>(Imm) || isUInt<16>(Imm);
9939 }
9940
9941 bool PPCTargetLowering::allowsMisalignedMemoryAccesses(EVT VT,
9942                                                        unsigned,
9943                                                        unsigned,
9944                                                        bool *Fast) const {
9945   if (DisablePPCUnaligned)
9946     return false;
9947
9948   // PowerPC supports unaligned memory access for simple non-vector types.
9949   // Although accessing unaligned addresses is not as efficient as accessing
9950   // aligned addresses, it is generally more efficient than manual expansion,
9951   // and generally only traps for software emulation when crossing page
9952   // boundaries.
9953
9954   if (!VT.isSimple())
9955     return false;
9956
9957   if (VT.getSimpleVT().isVector()) {
9958     if (Subtarget.hasVSX()) {
9959       if (VT != MVT::v2f64 && VT != MVT::v2i64 &&
9960           VT != MVT::v4f32 && VT != MVT::v4i32)
9961         return false;
9962     } else {
9963       return false;
9964     }
9965   }
9966
9967   if (VT == MVT::ppcf128)
9968     return false;
9969
9970   if (Fast)
9971     *Fast = true;
9972
9973   return true;
9974 }
9975
9976 bool PPCTargetLowering::isFMAFasterThanFMulAndFAdd(EVT VT) const {
9977   VT = VT.getScalarType();
9978
9979   if (!VT.isSimple())
9980     return false;
9981
9982   switch (VT.getSimpleVT().SimpleTy) {
9983   case MVT::f32:
9984   case MVT::f64:
9985     return true;
9986   default:
9987     break;
9988   }
9989
9990   return false;
9991 }
9992
9993 const MCPhysReg *
9994 PPCTargetLowering::getScratchRegisters(CallingConv::ID) const {
9995   // LR is a callee-save register, but we must treat it as clobbered by any call
9996   // site. Hence we include LR in the scratch registers, which are in turn added
9997   // as implicit-defs for stackmaps and patchpoints. The same reasoning applies
9998   // to CTR, which is used by any indirect call.
9999   static const MCPhysReg ScratchRegs[] = {
10000     PPC::X12, PPC::LR8, PPC::CTR8, 0
10001   };
10002
10003   return ScratchRegs;
10004 }
10005
10006 bool
10007 PPCTargetLowering::shouldExpandBuildVectorWithShuffles(
10008                      EVT VT , unsigned DefinedValues) const {
10009   if (VT == MVT::v2i64)
10010     return false;
10011
10012   return TargetLowering::shouldExpandBuildVectorWithShuffles(VT, DefinedValues);
10013 }
10014
10015 Sched::Preference PPCTargetLowering::getSchedulingPreference(SDNode *N) const {
10016   if (DisableILPPref || Subtarget.enableMachineScheduler())
10017     return TargetLowering::getSchedulingPreference(N);
10018
10019   return Sched::ILP;
10020 }
10021
10022 // Create a fast isel object.
10023 FastISel *
10024 PPCTargetLowering::createFastISel(FunctionLoweringInfo &FuncInfo,
10025                                   const TargetLibraryInfo *LibInfo) const {
10026   return PPC::createFastISel(FuncInfo, LibInfo);
10027 }