Plugin new subtarget backend into the build.
[oota-llvm.git] / lib / Target / PowerPC / PPCRegisterInfo.td
1 //===- PowerPCRegisterInfo.td - The PowerPC Register File --*- tablegen -*-===//
2 // 
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file was developed by the LLVM research group and is distributed under
6 // the University of Illinois Open Source License. See LICENSE.TXT for details.
7 // 
8 //===----------------------------------------------------------------------===//
9 //
10 //
11 //===----------------------------------------------------------------------===//
12
13 class PPCReg<string n> : Register<n> {
14   let Namespace = "PPC";
15 }
16
17 // We identify all our registers with a 5-bit ID, for consistency's sake.
18
19 // GPR - One of the 32 32-bit general-purpose registers
20 class GPR<bits<5> num, string n> : PPCReg<n> {
21   field bits<5> Num = num;
22 }
23
24 // GP8 - One of the 32 64-bit general-purpose registers
25 class GP8<GPR Alias> : PPCReg<Alias.Name> {
26   field bits<5> Num = Alias.Num;
27   let Aliases = [Alias];
28 }
29
30 // SPR - One of the 32-bit special-purpose registers
31 class SPR<bits<5> num, string n> : PPCReg<n> {
32   field bits<5> Num = num;
33 }
34
35 // FPR - One of the 32 64-bit floating-point registers
36 class FPR<bits<5> num, string n> : PPCReg<n> {
37   field bits<5> Num = num;
38 }
39
40 // CR - One of the 8 4-bit condition registers
41 class CR<bits<5> num, string n> : PPCReg<n> {
42   field bits<5> Num = num;
43 }
44
45 // General-purpose registers
46 def R0  : GPR< 0,  "r0">;  def R1  : GPR< 1,  "r1">;
47 def R2  : GPR< 2,  "r2">;  def R3  : GPR< 3,  "r3">;
48 def R4  : GPR< 4,  "r4">;  def R5  : GPR< 5,  "r5">;
49 def R6  : GPR< 6,  "r6">;  def R7  : GPR< 7,  "r7">;
50 def R8  : GPR< 8,  "r8">;  def R9  : GPR< 9,  "r9">;
51 def R10 : GPR<10, "r10">;  def R11 : GPR<11, "r11">;
52 def R12 : GPR<12, "r12">;  def R13 : GPR<13, "r13">;
53 def R14 : GPR<14, "r14">;  def R15 : GPR<15, "r15">;
54 def R16 : GPR<16, "r16">;  def R17 : GPR<17, "r17">;
55 def R18 : GPR<18, "r18">;  def R19 : GPR<19, "r19">;
56 def R20 : GPR<20, "r20">;  def R21 : GPR<21, "r21">;
57 def R22 : GPR<22, "r22">;  def R23 : GPR<23, "r23">;
58 def R24 : GPR<24, "r24">;  def R25 : GPR<25, "r25">;
59 def R26 : GPR<26, "r26">;  def R27 : GPR<27, "r27">;
60 def R28 : GPR<28, "r28">;  def R29 : GPR<29, "r29">;
61 def R30 : GPR<30, "r30">;  def R31 : GPR<31, "r31">;
62
63 // 64-bit General-purpose registers
64 def X0  : GP8< R0>;  def X1  : GP8< R1>;
65 def X2  : GP8< R2>;  def X3  : GP8< R3>;
66 def X4  : GP8< R4>;  def X5  : GP8< R5>;
67 def X6  : GP8< R6>;  def X7  : GP8< R7>;
68 def X8  : GP8< R8>;  def X9  : GP8< R9>;
69 def X10 : GP8<R10>;  def X11 : GP8<R11>;
70 def X12 : GP8<R12>;  def X13 : GP8<R13>;
71 def X14 : GP8<R14>;  def X15 : GP8<R15>;
72 def X16 : GP8<R16>;  def X17 : GP8<R17>;
73 def X18 : GP8<R18>;  def X19 : GP8<R19>;
74 def X20 : GP8<R20>;  def X21 : GP8<R21>;
75 def X22 : GP8<R22>;  def X23 : GP8<R23>;
76 def X24 : GP8<R24>;  def X25 : GP8<R25>;
77 def X26 : GP8<R26>;  def X27 : GP8<R27>;
78 def X28 : GP8<R28>;  def X29 : GP8<R29>;
79 def X30 : GP8<R30>;  def X31 : GP8<R31>;
80
81 // Floating-point registers
82 def F0  : FPR< 0,  "f0">;  def F1  : FPR< 1,  "f1">;
83 def F2  : FPR< 2,  "f2">;  def F3  : FPR< 3,  "f3">;
84 def F4  : FPR< 4,  "f4">;  def F5  : FPR< 5,  "f5">;
85 def F6  : FPR< 6,  "f6">;  def F7  : FPR< 7,  "f7">;
86 def F8  : FPR< 8,  "f8">;  def F9  : FPR< 9,  "f9">;
87 def F10 : FPR<10, "f10">;  def F11 : FPR<11, "f11">;
88 def F12 : FPR<12, "f12">;  def F13 : FPR<13, "f13">;
89 def F14 : FPR<14, "f14">;  def F15 : FPR<15, "f15">;
90 def F16 : FPR<16, "f16">;  def F17 : FPR<17, "f17">;
91 def F18 : FPR<18, "f18">;  def F19 : FPR<19, "f19">;
92 def F20 : FPR<20, "f20">;  def F21 : FPR<21, "f21">;
93 def F22 : FPR<22, "f22">;  def F23 : FPR<23, "f23">;
94 def F24 : FPR<24, "f24">;  def F25 : FPR<25, "f25">;
95 def F26 : FPR<26, "f26">;  def F27 : FPR<27, "f27">;
96 def F28 : FPR<28, "f28">;  def F29 : FPR<29, "f29">;
97 def F30 : FPR<30, "f30">;  def F31 : FPR<31, "f31">;
98
99
100 // Condition registers
101 def CR0 : CR<0, "cr0">; def CR1 : CR<1, "cr1">;
102 def CR2 : CR<2, "cr2">; def CR3 : CR<3, "cr3">;
103 def CR4 : CR<4, "cr4">; def CR5 : CR<5, "cr5">;
104 def CR6 : CR<6, "cr6">; def CR7 : CR<7, "cr7">;
105
106 // Link register
107 def LR : SPR<2,   "lr">;
108 // Count register
109 def CTR : SPR<3, "ctr">;
110
111 /// Register classes
112 // Allocate volatiles first
113 // then nonvolatiles in reverse order since stmw/lmw save from rN to r31
114 def GPRC : RegisterClass<"PPC", i32, 32,
115      [R2, R3, R4, R5, R6, R7, R8, R9, R10, R11, R12,
116       R30, R29, R28, R27, R26, R25, R24, R23, R22, R21, R20, R19, R18, R17,
117       R16, R15, R14, R13, R31, R0, R1, LR]>
118 {
119   let MethodProtos = [{
120     iterator allocation_order_begin(MachineFunction &MF) const;
121     iterator allocation_order_end(MachineFunction &MF) const;
122   }];
123   let MethodBodies = [{
124     GPRCClass::iterator
125     GPRCClass::allocation_order_begin(MachineFunction &MF) const {
126       return begin() + ((TargetAIX == PPCTarget) ? 1 : 0);
127     }
128     GPRCClass::iterator
129     GPRCClass::allocation_order_end(MachineFunction &MF) const {
130       if (hasFP(MF))
131         return end()-4;
132       else
133         return end()-3;
134     }
135   }];
136 }
137 def G8RC : RegisterClass<"PPC", i64, 64,
138      [X2, X3, X4, X5, X6, X7, X8, X9, X10, X11, X12,
139       X30, X29, X28, X27, X26, X25, X24, X23, X22, X21, X20, X19, X18, X17,
140       X16, X15, X14, X13, X31, X0, X1]>
141 {
142   let MethodProtos = [{
143     iterator allocation_order_begin(MachineFunction &MF) const;
144     iterator allocation_order_end(MachineFunction &MF) const;
145   }];
146   let MethodBodies = [{
147     G8RCClass::iterator
148     G8RCClass::allocation_order_begin(MachineFunction &MF) const {
149       return begin() + ((TargetAIX == PPCTarget) ? 1 : 0);
150     }
151     G8RCClass::iterator
152     G8RCClass::allocation_order_end(MachineFunction &MF) const {
153       if (hasFP(MF))
154         return end()-3;
155       else
156         return end()-2;
157     }
158   }];
159 }
160
161
162
163 def F8RC : RegisterClass<"PPC", f64, 64, [F0, F1, F2, F3, F4, F5, F6, F7,
164   F8, F9, F10, F11, F12, F13, F14, F15, F16, F17, F18, F19, F20, F21,
165   F22, F23, F24, F25, F26, F27, F28, F29, F30, F31]>;
166 def F4RC : RegisterClass<"PPC", f32, 32, [F0, F1, F2, F3, F4, F5, F6, F7,
167   F8, F9, F10, F11, F12, F13, F14, F15, F16, F17, F18, F19, F20, F21,
168   F22, F23, F24, F25, F26, F27, F28, F29, F30, F31]>;
169
170
171 def CRRC : RegisterClass<"PPC", i32, 32, [CR0, CR1, CR5, CR6, CR7, CR2, CR3, CR4]>;