std::unique_ptrify the MCStreamer argument to createAsmPrinter
[oota-llvm.git] / lib / Target / PowerPC / PPCSubtarget.h
1 //===-- PPCSubtarget.h - Define Subtarget for the PPC ----------*- C++ -*--===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 // This file declares the PowerPC specific subclass of TargetSubtargetInfo.
11 //
12 //===----------------------------------------------------------------------===//
13
14 #ifndef LLVM_LIB_TARGET_POWERPC_PPCSUBTARGET_H
15 #define LLVM_LIB_TARGET_POWERPC_PPCSUBTARGET_H
16
17 #include "PPCFrameLowering.h"
18 #include "PPCISelLowering.h"
19 #include "PPCInstrInfo.h"
20 #include "PPCSelectionDAGInfo.h"
21 #include "llvm/ADT/Triple.h"
22 #include "llvm/IR/DataLayout.h"
23 #include "llvm/MC/MCInstrItineraries.h"
24 #include "llvm/Target/TargetSubtargetInfo.h"
25 #include <string>
26
27 #define GET_SUBTARGETINFO_HEADER
28 #include "PPCGenSubtargetInfo.inc"
29
30 // GCC #defines PPC on Linux but we use it as our namespace name
31 #undef PPC
32
33 namespace llvm {
34 class StringRef;
35
36 namespace PPC {
37   // -m directive values.
38   enum {
39     DIR_NONE,
40     DIR_32,
41     DIR_440,
42     DIR_601,
43     DIR_602,
44     DIR_603,
45     DIR_7400,
46     DIR_750,
47     DIR_970,
48     DIR_A2,
49     DIR_E500mc,
50     DIR_E5500,
51     DIR_PWR3,
52     DIR_PWR4,
53     DIR_PWR5,
54     DIR_PWR5X,
55     DIR_PWR6,
56     DIR_PWR6X,
57     DIR_PWR7,
58     DIR_PWR8,
59     DIR_64
60   };
61 }
62
63 class GlobalValue;
64 class TargetMachine;
65
66 class PPCSubtarget : public PPCGenSubtargetInfo {
67 protected:
68   /// TargetTriple - What processor and OS we're targeting.
69   Triple TargetTriple;
70
71   // Calculates type size & alignment
72   const DataLayout DL;
73
74   /// stackAlignment - The minimum alignment known to hold of the stack frame on
75   /// entry to the function and which must be maintained by every function.
76   unsigned StackAlignment;
77
78   /// Selected instruction itineraries (one entry per itinerary class.)
79   InstrItineraryData InstrItins;
80
81   /// Which cpu directive was used.
82   unsigned DarwinDirective;
83
84   /// Used by the ISel to turn in optimizations for POWER4-derived architectures
85   bool HasMFOCRF;
86   bool Has64BitSupport;
87   bool Use64BitRegs;
88   bool UseCRBits;
89   bool IsPPC64;
90   bool HasAltivec;
91   bool HasSPE;
92   bool HasQPX;
93   bool HasVSX;
94   bool HasP8Vector;
95   bool HasFCPSGN;
96   bool HasFSQRT;
97   bool HasFRE, HasFRES, HasFRSQRTE, HasFRSQRTES;
98   bool HasRecipPrec;
99   bool HasSTFIWX;
100   bool HasLFIWAX;
101   bool HasFPRND;
102   bool HasFPCVT;
103   bool HasISEL;
104   bool HasPOPCNTD;
105   bool HasCMPB;
106   bool HasLDBRX;
107   bool IsBookE;
108   bool HasOnlyMSYNC;
109   bool IsE500;
110   bool IsPPC4xx;
111   bool IsPPC6xx;
112   bool DeprecatedMFTB;
113   bool DeprecatedDST;
114   bool HasLazyResolverStubs;
115   bool IsLittleEndian;
116   bool HasICBT;
117   bool HasInvariantFunctionDescriptors;
118
119   enum {
120     PPC_ABI_UNKNOWN,
121     PPC_ABI_ELFv1,
122     PPC_ABI_ELFv2
123   } TargetABI;
124
125   PPCFrameLowering FrameLowering;
126   PPCInstrInfo InstrInfo;
127   PPCTargetLowering TLInfo;
128   PPCSelectionDAGInfo TSInfo;
129
130 public:
131   /// This constructor initializes the data members to match that
132   /// of the specified triple.
133   ///
134   PPCSubtarget(const std::string &TT, const std::string &CPU,
135                const std::string &FS, const PPCTargetMachine &TM);
136
137   /// ParseSubtargetFeatures - Parses features string setting specified
138   /// subtarget options.  Definition of function is auto generated by tblgen.
139   void ParseSubtargetFeatures(StringRef CPU, StringRef FS);
140
141   /// getStackAlignment - Returns the minimum alignment known to hold of the
142   /// stack frame on entry to the function and which must be maintained by every
143   /// function for this subtarget.
144   unsigned getStackAlignment() const { return StackAlignment; }
145
146   /// getDarwinDirective - Returns the -m directive specified for the cpu.
147   ///
148   unsigned getDarwinDirective() const { return DarwinDirective; }
149
150   /// getInstrItins - Return the instruction itineraries based on subtarget
151   /// selection.
152   const InstrItineraryData *getInstrItineraryData() const override {
153     return &InstrItins;
154   }
155
156   const PPCFrameLowering *getFrameLowering() const override {
157     return &FrameLowering;
158   }
159   const DataLayout *getDataLayout() const override { return &DL; }
160   const PPCInstrInfo *getInstrInfo() const override { return &InstrInfo; }
161   const PPCTargetLowering *getTargetLowering() const override {
162     return &TLInfo;
163   }
164   const PPCSelectionDAGInfo *getSelectionDAGInfo() const override {
165     return &TSInfo;
166   }
167   const PPCRegisterInfo *getRegisterInfo() const override {
168     return &getInstrInfo()->getRegisterInfo();
169   }
170
171   /// initializeSubtargetDependencies - Initializes using a CPU and feature string
172   /// so that we can use initializer lists for subtarget initialization.
173   PPCSubtarget &initializeSubtargetDependencies(StringRef CPU, StringRef FS);
174
175 private:
176   void initializeEnvironment();
177   void initSubtargetFeatures(StringRef CPU, StringRef FS);
178
179 public:
180   /// isPPC64 - Return true if we are generating code for 64-bit pointer mode.
181   ///
182   bool isPPC64() const { return IsPPC64; }
183
184   /// has64BitSupport - Return true if the selected CPU supports 64-bit
185   /// instructions, regardless of whether we are in 32-bit or 64-bit mode.
186   bool has64BitSupport() const { return Has64BitSupport; }
187
188   /// use64BitRegs - Return true if in 64-bit mode or if we should use 64-bit
189   /// registers in 32-bit mode when possible.  This can only true if
190   /// has64BitSupport() returns true.
191   bool use64BitRegs() const { return Use64BitRegs; }
192
193   /// useCRBits - Return true if we should store and manipulate i1 values in
194   /// the individual condition register bits.
195   bool useCRBits() const { return UseCRBits; }
196
197   /// hasLazyResolverStub - Return true if accesses to the specified global have
198   /// to go through a dyld lazy resolution stub.  This means that an extra load
199   /// is required to get the address of the global.
200   bool hasLazyResolverStub(const GlobalValue *GV,
201                            const TargetMachine &TM) const;
202
203   // isLittleEndian - True if generating little-endian code
204   bool isLittleEndian() const { return IsLittleEndian; }
205
206   // Specific obvious features.
207   bool hasFCPSGN() const { return HasFCPSGN; }
208   bool hasFSQRT() const { return HasFSQRT; }
209   bool hasFRE() const { return HasFRE; }
210   bool hasFRES() const { return HasFRES; }
211   bool hasFRSQRTE() const { return HasFRSQRTE; }
212   bool hasFRSQRTES() const { return HasFRSQRTES; }
213   bool hasRecipPrec() const { return HasRecipPrec; }
214   bool hasSTFIWX() const { return HasSTFIWX; }
215   bool hasLFIWAX() const { return HasLFIWAX; }
216   bool hasFPRND() const { return HasFPRND; }
217   bool hasFPCVT() const { return HasFPCVT; }
218   bool hasAltivec() const { return HasAltivec; }
219   bool hasSPE() const { return HasSPE; }
220   bool hasQPX() const { return HasQPX; }
221   bool hasVSX() const { return HasVSX; }
222   bool hasP8Vector() const { return HasP8Vector; }
223   bool hasMFOCRF() const { return HasMFOCRF; }
224   bool hasISEL() const { return HasISEL; }
225   bool hasPOPCNTD() const { return HasPOPCNTD; }
226   bool hasCMPB() const { return HasCMPB; }
227   bool hasLDBRX() const { return HasLDBRX; }
228   bool isBookE() const { return IsBookE; }
229   bool hasOnlyMSYNC() const { return HasOnlyMSYNC; }
230   bool isPPC4xx() const { return IsPPC4xx; }
231   bool isPPC6xx() const { return IsPPC6xx; }
232   bool isE500() const { return IsE500; }
233   bool isDeprecatedMFTB() const { return DeprecatedMFTB; }
234   bool isDeprecatedDST() const { return DeprecatedDST; }
235   bool hasICBT() const { return HasICBT; }
236   bool hasInvariantFunctionDescriptors() const {
237     return HasInvariantFunctionDescriptors;
238   }
239
240   const Triple &getTargetTriple() const { return TargetTriple; }
241
242   /// isDarwin - True if this is any darwin platform.
243   bool isDarwin() const { return TargetTriple.isMacOSX(); }
244   /// isBGQ - True if this is a BG/Q platform.
245   bool isBGQ() const { return TargetTriple.getVendor() == Triple::BGQ; }
246
247   bool isTargetELF() const { return TargetTriple.isOSBinFormatELF(); }
248   bool isTargetMachO() const { return TargetTriple.isOSBinFormatMachO(); }
249
250   bool isDarwinABI() const { return isDarwin(); }
251   bool isSVR4ABI() const { return !isDarwin(); }
252   bool isELFv2ABI() const { return TargetABI == PPC_ABI_ELFv2; }
253
254   bool enableEarlyIfConversion() const override { return hasISEL(); }
255
256   // Scheduling customization.
257   bool enableMachineScheduler() const override;
258   // This overrides the PostRAScheduler bit in the SchedModel for each CPU.
259   bool enablePostMachineScheduler() const override;
260   AntiDepBreakMode getAntiDepBreakMode() const override;
261   void getCriticalPathRCs(RegClassVector &CriticalPathRCs) const override;
262
263   void overrideSchedPolicy(MachineSchedPolicy &Policy,
264                            MachineInstr *begin,
265                            MachineInstr *end,
266                            unsigned NumRegionInstrs) const override;
267   bool useAA() const override;
268
269   bool enableSubRegLiveness() const override;
270 };
271 } // End llvm namespace
272
273 #endif