9722e7dddf06928c4a3a2ffa0444195fdeabd15e
[oota-llvm.git] / lib / Target / R600 / AMDGPUTargetMachine.cpp
1 //===-- AMDGPUTargetMachine.cpp - TargetMachine for hw codegen targets-----===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 /// \file
11 /// \brief The AMDGPU target machine contains all of the hardware specific
12 /// information  needed to emit code for R600 and SI GPUs.
13 //
14 //===----------------------------------------------------------------------===//
15
16 #include "AMDGPUTargetMachine.h"
17 #include "AMDGPU.h"
18 #include "R600ISelLowering.h"
19 #include "R600InstrInfo.h"
20 #include "R600MachineScheduler.h"
21 #include "SIISelLowering.h"
22 #include "SIInstrInfo.h"
23 #include "llvm/Analysis/Passes.h"
24 #include "llvm/Analysis/Verifier.h"
25 #include "llvm/CodeGen/MachineFunctionAnalysis.h"
26 #include "llvm/CodeGen/MachineModuleInfo.h"
27 #include "llvm/CodeGen/Passes.h"
28 #include "llvm/MC/MCAsmInfo.h"
29 #include "llvm/PassManager.h"
30 #include "llvm/Support/TargetRegistry.h"
31 #include "llvm/Support/raw_os_ostream.h"
32 #include "llvm/Transforms/IPO.h"
33 #include "llvm/Transforms/Scalar.h"
34 #include <llvm/CodeGen/Passes.h>
35
36
37 using namespace llvm;
38
39 extern "C" void LLVMInitializeR600Target() {
40   // Register the target
41   RegisterTargetMachine<AMDGPUTargetMachine> X(TheAMDGPUTarget);
42 }
43
44 static ScheduleDAGInstrs *createR600MachineScheduler(MachineSchedContext *C) {
45   return new ScheduleDAGMI(C, new R600SchedStrategy());
46 }
47
48 static MachineSchedRegistry
49 SchedCustomRegistry("r600", "Run R600's custom scheduler",
50                     createR600MachineScheduler);
51
52 AMDGPUTargetMachine::AMDGPUTargetMachine(const Target &T, StringRef TT,
53     StringRef CPU, StringRef FS,
54   TargetOptions Options,
55   Reloc::Model RM, CodeModel::Model CM,
56   CodeGenOpt::Level OptLevel
57 )
58 :
59   LLVMTargetMachine(T, TT, CPU, FS, Options, RM, CM, OptLevel),
60   Subtarget(TT, CPU, FS),
61   Layout(Subtarget.getDataLayout()),
62   FrameLowering(TargetFrameLowering::StackGrowsUp, 16 // Stack Alignment
63                                                  , 0),
64   IntrinsicInfo(this),
65   InstrItins(&Subtarget.getInstrItineraryData()) {
66   // TLInfo uses InstrInfo so it must be initialized after.
67   if (Subtarget.getGeneration() <= AMDGPUSubtarget::NORTHERN_ISLANDS) {
68     InstrInfo.reset(new R600InstrInfo(*this));
69     TLInfo.reset(new R600TargetLowering(*this));
70   } else {
71     InstrInfo.reset(new SIInstrInfo(*this));
72     TLInfo.reset(new SITargetLowering(*this));
73   }
74   initAsmInfo();
75 }
76
77 AMDGPUTargetMachine::~AMDGPUTargetMachine() {
78 }
79
80 namespace {
81 class AMDGPUPassConfig : public TargetPassConfig {
82 public:
83   AMDGPUPassConfig(AMDGPUTargetMachine *TM, PassManagerBase &PM)
84     : TargetPassConfig(TM, PM) {}
85
86   AMDGPUTargetMachine &getAMDGPUTargetMachine() const {
87     return getTM<AMDGPUTargetMachine>();
88   }
89
90   virtual ScheduleDAGInstrs *
91   createMachineScheduler(MachineSchedContext *C) const {
92     const AMDGPUSubtarget &ST = TM->getSubtarget<AMDGPUSubtarget>();
93     if (ST.getGeneration() <= AMDGPUSubtarget::NORTHERN_ISLANDS)
94       return createR600MachineScheduler(C);
95     return 0;
96   }
97
98   virtual bool addPreISel();
99   virtual bool addInstSelector();
100   virtual bool addPreRegAlloc();
101   virtual bool addPostRegAlloc();
102   virtual bool addPreSched2();
103   virtual bool addPreEmitPass();
104 };
105 } // End of anonymous namespace
106
107 TargetPassConfig *AMDGPUTargetMachine::createPassConfig(PassManagerBase &PM) {
108   return new AMDGPUPassConfig(this, PM);
109 }
110
111 //===----------------------------------------------------------------------===//
112 // AMDGPU Analysis Pass Setup
113 //===----------------------------------------------------------------------===//
114
115 void AMDGPUTargetMachine::addAnalysisPasses(PassManagerBase &PM) {
116   // Add first the target-independent BasicTTI pass, then our AMDGPU pass. This
117   // allows the AMDGPU pass to delegate to the target independent layer when
118   // appropriate.
119   PM.add(createBasicTargetTransformInfoPass(this));
120   PM.add(createAMDGPUTargetTransformInfoPass(this));
121 }
122
123 bool
124 AMDGPUPassConfig::addPreISel() {
125   const AMDGPUSubtarget &ST = TM->getSubtarget<AMDGPUSubtarget>();
126   addPass(createFlattenCFGPass());
127   if (ST.IsIRStructurizerEnabled() ||
128       ST.getGeneration() > AMDGPUSubtarget::NORTHERN_ISLANDS)
129     addPass(createStructurizeCFGPass());
130   if (ST.getGeneration() > AMDGPUSubtarget::NORTHERN_ISLANDS) {
131     addPass(createSinkingPass());
132     addPass(createSITypeRewriter());
133     addPass(createSIAnnotateControlFlowPass());
134   } else {
135     addPass(createR600TextureIntrinsicsReplacer());
136   }
137   return false;
138 }
139
140 bool AMDGPUPassConfig::addInstSelector() {
141   addPass(createAMDGPUISelDag(getAMDGPUTargetMachine()));
142   return false;
143 }
144
145 bool AMDGPUPassConfig::addPreRegAlloc() {
146   addPass(createAMDGPUConvertToISAPass(*TM));
147   const AMDGPUSubtarget &ST = TM->getSubtarget<AMDGPUSubtarget>();
148
149   if (ST.getGeneration() <= AMDGPUSubtarget::NORTHERN_ISLANDS) {
150     addPass(createR600VectorRegMerger(*TM));
151   } else {
152     addPass(createSIFixSGPRCopiesPass(*TM));
153   }
154   return false;
155 }
156
157 bool AMDGPUPassConfig::addPostRegAlloc() {
158   const AMDGPUSubtarget &ST = TM->getSubtarget<AMDGPUSubtarget>();
159
160   if (ST.getGeneration() > AMDGPUSubtarget::NORTHERN_ISLANDS) {
161     addPass(createSIInsertWaits(*TM));
162   }
163   return false;
164 }
165
166 bool AMDGPUPassConfig::addPreSched2() {
167   const AMDGPUSubtarget &ST = TM->getSubtarget<AMDGPUSubtarget>();
168
169   if (ST.getGeneration() <= AMDGPUSubtarget::NORTHERN_ISLANDS)
170     addPass(createR600EmitClauseMarkers(*TM));
171   addPass(&IfConverterID);
172   if (ST.getGeneration() <= AMDGPUSubtarget::NORTHERN_ISLANDS)
173     addPass(createR600ClauseMergePass(*TM));
174   return false;
175 }
176
177 bool AMDGPUPassConfig::addPreEmitPass() {
178   const AMDGPUSubtarget &ST = TM->getSubtarget<AMDGPUSubtarget>();
179   if (ST.getGeneration() <= AMDGPUSubtarget::NORTHERN_ISLANDS) {
180     addPass(createAMDGPUCFGStructurizerPass(*TM));
181     addPass(createR600ExpandSpecialInstrsPass(*TM));
182     addPass(&FinalizeMachineBundlesID);
183     addPass(createR600Packetizer(*TM));
184     addPass(createR600ControlFlowFinalizer(*TM));
185   } else {
186     addPass(createSILowerControlFlowPass(*TM));
187   }
188
189   return false;
190 }