R600/SI: Keep 64-bit not on SALU
[oota-llvm.git] / lib / Target / R600 / SIInstrInfo.h
1 //===-- SIInstrInfo.h - SI Instruction Info Interface -----------*- C++ -*-===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 /// \file
11 /// \brief Interface definition for SIInstrInfo.
12 //
13 //===----------------------------------------------------------------------===//
14
15
16 #ifndef SIINSTRINFO_H
17 #define SIINSTRINFO_H
18
19 #include "AMDGPUInstrInfo.h"
20 #include "SIRegisterInfo.h"
21
22 namespace llvm {
23
24 class SIInstrInfo : public AMDGPUInstrInfo {
25 private:
26   const SIRegisterInfo RI;
27
28   unsigned buildExtractSubReg(MachineBasicBlock::iterator MI,
29                               MachineRegisterInfo &MRI,
30                               MachineOperand &SuperReg,
31                               const TargetRegisterClass *SuperRC,
32                               unsigned SubIdx,
33                               const TargetRegisterClass *SubRC) const;
34   MachineOperand buildExtractSubRegOrImm(MachineBasicBlock::iterator MI,
35                                          MachineRegisterInfo &MRI,
36                                          MachineOperand &SuperReg,
37                                          const TargetRegisterClass *SuperRC,
38                                          unsigned SubIdx,
39                                          const TargetRegisterClass *SubRC) const;
40
41   unsigned split64BitImm(SmallVectorImpl<MachineInstr *> &Worklist,
42                          MachineBasicBlock::iterator MI,
43                          MachineRegisterInfo &MRI,
44                          const TargetRegisterClass *RC,
45                          const MachineOperand &Op) const;
46
47   void splitScalar64BitUnaryOp(SmallVectorImpl<MachineInstr *> &Worklist,
48                                MachineInstr *Inst, unsigned Opcode) const;
49
50   void splitScalar64BitBinaryOp(SmallVectorImpl<MachineInstr *> &Worklist,
51                                 MachineInstr *Inst, unsigned Opcode) const;
52
53   void addDescImplicitUseDef(const MCInstrDesc &Desc, MachineInstr *MI) const;
54
55 public:
56   explicit SIInstrInfo(AMDGPUTargetMachine &tm);
57
58   const SIRegisterInfo &getRegisterInfo() const override {
59     return RI;
60   }
61
62   void copyPhysReg(MachineBasicBlock &MBB,
63                    MachineBasicBlock::iterator MI, DebugLoc DL,
64                    unsigned DestReg, unsigned SrcReg,
65                    bool KillSrc) const override;
66
67   void storeRegToStackSlot(MachineBasicBlock &MBB,
68                            MachineBasicBlock::iterator MI,
69                            unsigned SrcReg, bool isKill, int FrameIndex,
70                            const TargetRegisterClass *RC,
71                            const TargetRegisterInfo *TRI) const override;
72
73   void loadRegFromStackSlot(MachineBasicBlock &MBB,
74                             MachineBasicBlock::iterator MI,
75                             unsigned DestReg, int FrameIndex,
76                             const TargetRegisterClass *RC,
77                             const TargetRegisterInfo *TRI) const override;
78
79   virtual bool expandPostRAPseudo(MachineBasicBlock::iterator MI) const;
80
81   unsigned commuteOpcode(unsigned Opcode) const;
82
83   MachineInstr *commuteInstruction(MachineInstr *MI,
84                                    bool NewMI=false) const override;
85
86   bool isTriviallyReMaterializable(const MachineInstr *MI,
87                                    AliasAnalysis *AA = nullptr) const;
88
89   unsigned getIEQOpcode() const override {
90     llvm_unreachable("Unimplemented");
91   }
92
93   MachineInstr *buildMovInstr(MachineBasicBlock *MBB,
94                               MachineBasicBlock::iterator I,
95                               unsigned DstReg, unsigned SrcReg) const override;
96   bool isMov(unsigned Opcode) const override;
97
98   bool isSafeToMoveRegClassDefs(const TargetRegisterClass *RC) const override;
99   bool isDS(uint16_t Opcode) const;
100   int isMIMG(uint16_t Opcode) const;
101   int isSMRD(uint16_t Opcode) const;
102   bool isVOP1(uint16_t Opcode) const;
103   bool isVOP2(uint16_t Opcode) const;
104   bool isVOP3(uint16_t Opcode) const;
105   bool isVOPC(uint16_t Opcode) const;
106   bool isInlineConstant(const APInt &Imm) const;
107   bool isInlineConstant(const MachineOperand &MO) const;
108   bool isLiteralConstant(const MachineOperand &MO) const;
109
110   bool verifyInstruction(const MachineInstr *MI,
111                          StringRef &ErrInfo) const override;
112
113   bool isSALUInstr(const MachineInstr &MI) const;
114   static unsigned getVALUOp(const MachineInstr &MI);
115
116   bool isSALUOpSupportedOnVALU(const MachineInstr &MI) const;
117
118   /// \brief Return the correct register class for \p OpNo.  For target-specific
119   /// instructions, this will return the register class that has been defined
120   /// in tablegen.  For generic instructions, like REG_SEQUENCE it will return
121   /// the register class of its machine operand.
122   /// to infer the correct register class base on the other operands.
123   const TargetRegisterClass *getOpRegClass(const MachineInstr &MI,
124                                            unsigned OpNo) const;\
125
126   /// \returns true if it is legal for the operand at index \p OpNo
127   /// to read a VGPR.
128   bool canReadVGPR(const MachineInstr &MI, unsigned OpNo) const;
129
130   /// \brief Legalize the \p OpIndex operand of this instruction by inserting
131   /// a MOV.  For example:
132   /// ADD_I32_e32 VGPR0, 15
133   /// to
134   /// MOV VGPR1, 15
135   /// ADD_I32_e32 VGPR0, VGPR1
136   ///
137   /// If the operand being legalized is a register, then a COPY will be used
138   /// instead of MOV.
139   void legalizeOpWithMove(MachineInstr *MI, unsigned OpIdx) const;
140
141   /// \brief Legalize all operands in this instruction.  This function may
142   /// create new instruction and insert them before \p MI.
143   void legalizeOperands(MachineInstr *MI) const;
144
145   void moveSMRDToVALU(MachineInstr *MI, MachineRegisterInfo &MRI) const;
146
147   /// \brief Replace this instruction's opcode with the equivalent VALU
148   /// opcode.  This function will also move the users of \p MI to the
149   /// VALU if necessary.
150   void moveToVALU(MachineInstr &MI) const;
151
152   unsigned calculateIndirectAddress(unsigned RegIndex,
153                                     unsigned Channel) const override;
154
155   const TargetRegisterClass *getIndirectAddrRegClass() const override;
156
157   MachineInstrBuilder buildIndirectWrite(MachineBasicBlock *MBB,
158                                          MachineBasicBlock::iterator I,
159                                          unsigned ValueReg,
160                                          unsigned Address,
161                                          unsigned OffsetReg) const override;
162
163   MachineInstrBuilder buildIndirectRead(MachineBasicBlock *MBB,
164                                         MachineBasicBlock::iterator I,
165                                         unsigned ValueReg,
166                                         unsigned Address,
167                                         unsigned OffsetReg) const override;
168   void reserveIndirectRegisters(BitVector &Reserved,
169                                 const MachineFunction &MF) const;
170
171   void LoadM0(MachineInstr *MoveRel, MachineBasicBlock::iterator I,
172               unsigned SavReg, unsigned IndexReg) const;
173
174   void insertNOPs(MachineBasicBlock::iterator MI, int Count) const;
175 };
176
177 namespace AMDGPU {
178
179   int getVOPe64(uint16_t Opcode);
180   int getCommuteRev(uint16_t Opcode);
181   int getCommuteOrig(uint16_t Opcode);
182   int getMCOpcode(uint16_t Opcode, unsigned Gen);
183
184   const uint64_t RSRC_DATA_FORMAT = 0xf00000000000LL;
185
186
187 } // End namespace AMDGPU
188
189 } // End namespace llvm
190
191 namespace SIInstrFlags {
192   enum Flags {
193     // First 4 bits are the instruction encoding
194     VM_CNT = 1 << 0,
195     EXP_CNT = 1 << 1,
196     LGKM_CNT = 1 << 2
197   };
198 }
199
200 #endif //SIINSTRINFO_H