AArch64: fix LowerCONCAT_VECTORS for new CodeGen.
[oota-llvm.git] / lib / Target / R600 / SIInstructions.td
1 //===-- SIInstructions.td - SI Instruction Defintions ---------------------===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 // This file was originally auto-generated from a GPU register header file and
10 // all the instruction definitions were originally commented out.  Instructions
11 // that are not yet supported remain commented out.
12 //===----------------------------------------------------------------------===//
13
14 class InterpSlots {
15 int P0 = 2;
16 int P10 = 0;
17 int P20 = 1;
18 }
19 def INTERP : InterpSlots;
20
21 def InterpSlot : Operand<i32> {
22   let PrintMethod = "printInterpSlot";
23 }
24
25 def SendMsgImm : Operand<i32> {
26   let PrintMethod = "printSendMsg";
27 }
28
29 def isSI : Predicate<"Subtarget.getGeneration() "
30                       ">= AMDGPUSubtarget::SOUTHERN_ISLANDS">;
31
32 def isCI : Predicate<"Subtarget.getGeneration() "
33                       ">= AMDGPUSubtarget::SEA_ISLANDS">;
34
35 def WAIT_FLAG : InstFlag<"printWaitFlag">;
36
37 let Predicates = [isSI] in {
38
39 let neverHasSideEffects = 1 in {
40
41 let isMoveImm = 1 in {
42 def S_MOV_B32 : SOP1_32 <0x00000003, "S_MOV_B32", []>;
43 def S_MOV_B64 : SOP1_64 <0x00000004, "S_MOV_B64", []>;
44 def S_CMOV_B32 : SOP1_32 <0x00000005, "S_CMOV_B32", []>;
45 def S_CMOV_B64 : SOP1_64 <0x00000006, "S_CMOV_B64", []>;
46 } // End isMoveImm = 1
47
48 def S_NOT_B32 : SOP1_32 <0x00000007, "S_NOT_B32", []>;
49 def S_NOT_B64 : SOP1_64 <0x00000008, "S_NOT_B64", []>;
50 def S_WQM_B32 : SOP1_32 <0x00000009, "S_WQM_B32", []>;
51 def S_WQM_B64 : SOP1_64 <0x0000000a, "S_WQM_B64", []>;
52 def S_BREV_B32 : SOP1_32 <0x0000000b, "S_BREV_B32", []>;
53 def S_BREV_B64 : SOP1_64 <0x0000000c, "S_BREV_B64", []>;
54 } // End neverHasSideEffects = 1
55
56 ////def S_BCNT0_I32_B32 : SOP1_BCNT0 <0x0000000d, "S_BCNT0_I32_B32", []>;
57 ////def S_BCNT0_I32_B64 : SOP1_BCNT0 <0x0000000e, "S_BCNT0_I32_B64", []>;
58 ////def S_BCNT1_I32_B32 : SOP1_BCNT1 <0x0000000f, "S_BCNT1_I32_B32", []>;
59 ////def S_BCNT1_I32_B64 : SOP1_BCNT1 <0x00000010, "S_BCNT1_I32_B64", []>;
60 ////def S_FF0_I32_B32 : SOP1_FF0 <0x00000011, "S_FF0_I32_B32", []>;
61 ////def S_FF0_I32_B64 : SOP1_FF0 <0x00000012, "S_FF0_I32_B64", []>;
62 ////def S_FF1_I32_B32 : SOP1_FF1 <0x00000013, "S_FF1_I32_B32", []>;
63 ////def S_FF1_I32_B64 : SOP1_FF1 <0x00000014, "S_FF1_I32_B64", []>;
64 //def S_FLBIT_I32_B32 : SOP1_32 <0x00000015, "S_FLBIT_I32_B32", []>;
65 //def S_FLBIT_I32_B64 : SOP1_32 <0x00000016, "S_FLBIT_I32_B64", []>;
66 def S_FLBIT_I32 : SOP1_32 <0x00000017, "S_FLBIT_I32", []>;
67 //def S_FLBIT_I32_I64 : SOP1_32 <0x00000018, "S_FLBIT_I32_I64", []>;
68 //def S_SEXT_I32_I8 : SOP1_32 <0x00000019, "S_SEXT_I32_I8", []>;
69 //def S_SEXT_I32_I16 : SOP1_32 <0x0000001a, "S_SEXT_I32_I16", []>;
70 ////def S_BITSET0_B32 : SOP1_BITSET0 <0x0000001b, "S_BITSET0_B32", []>;
71 ////def S_BITSET0_B64 : SOP1_BITSET0 <0x0000001c, "S_BITSET0_B64", []>;
72 ////def S_BITSET1_B32 : SOP1_BITSET1 <0x0000001d, "S_BITSET1_B32", []>;
73 ////def S_BITSET1_B64 : SOP1_BITSET1 <0x0000001e, "S_BITSET1_B64", []>;
74 def S_GETPC_B64 : SOP1_64 <0x0000001f, "S_GETPC_B64", []>;
75 def S_SETPC_B64 : SOP1_64 <0x00000020, "S_SETPC_B64", []>;
76 def S_SWAPPC_B64 : SOP1_64 <0x00000021, "S_SWAPPC_B64", []>;
77 def S_RFE_B64 : SOP1_64 <0x00000022, "S_RFE_B64", []>;
78
79 let hasSideEffects = 1, Uses = [EXEC], Defs = [EXEC] in {
80
81 def S_AND_SAVEEXEC_B64 : SOP1_64 <0x00000024, "S_AND_SAVEEXEC_B64", []>;
82 def S_OR_SAVEEXEC_B64 : SOP1_64 <0x00000025, "S_OR_SAVEEXEC_B64", []>;
83 def S_XOR_SAVEEXEC_B64 : SOP1_64 <0x00000026, "S_XOR_SAVEEXEC_B64", []>;
84 def S_ANDN2_SAVEEXEC_B64 : SOP1_64 <0x00000027, "S_ANDN2_SAVEEXEC_B64", []>;
85 def S_ORN2_SAVEEXEC_B64 : SOP1_64 <0x00000028, "S_ORN2_SAVEEXEC_B64", []>;
86 def S_NAND_SAVEEXEC_B64 : SOP1_64 <0x00000029, "S_NAND_SAVEEXEC_B64", []>;
87 def S_NOR_SAVEEXEC_B64 : SOP1_64 <0x0000002a, "S_NOR_SAVEEXEC_B64", []>;
88 def S_XNOR_SAVEEXEC_B64 : SOP1_64 <0x0000002b, "S_XNOR_SAVEEXEC_B64", []>;
89
90 } // End hasSideEffects = 1
91
92 def S_QUADMASK_B32 : SOP1_32 <0x0000002c, "S_QUADMASK_B32", []>;
93 def S_QUADMASK_B64 : SOP1_64 <0x0000002d, "S_QUADMASK_B64", []>;
94 def S_MOVRELS_B32 : SOP1_32 <0x0000002e, "S_MOVRELS_B32", []>;
95 def S_MOVRELS_B64 : SOP1_64 <0x0000002f, "S_MOVRELS_B64", []>;
96 def S_MOVRELD_B32 : SOP1_32 <0x00000030, "S_MOVRELD_B32", []>;
97 def S_MOVRELD_B64 : SOP1_64 <0x00000031, "S_MOVRELD_B64", []>;
98 //def S_CBRANCH_JOIN : SOP1_ <0x00000032, "S_CBRANCH_JOIN", []>;
99 def S_MOV_REGRD_B32 : SOP1_32 <0x00000033, "S_MOV_REGRD_B32", []>;
100 def S_ABS_I32 : SOP1_32 <0x00000034, "S_ABS_I32", []>;
101 def S_MOV_FED_B32 : SOP1_32 <0x00000035, "S_MOV_FED_B32", []>;
102 def S_MOVK_I32 : SOPK_32 <0x00000000, "S_MOVK_I32", []>;
103 def S_CMOVK_I32 : SOPK_32 <0x00000002, "S_CMOVK_I32", []>;
104
105 /*
106 This instruction is disabled for now until we can figure out how to teach
107 the instruction selector to correctly use the  S_CMP* vs V_CMP*
108 instructions.
109
110 When this instruction is enabled the code generator sometimes produces this
111 invalid sequence:
112
113 SCC = S_CMPK_EQ_I32 SGPR0, imm
114 VCC = COPY SCC
115 VGPR0 = V_CNDMASK VCC, VGPR0, VGPR1
116
117 def S_CMPK_EQ_I32 : SOPK <
118   0x00000003, (outs SCCReg:$dst), (ins SReg_32:$src0, i32imm:$src1),
119   "S_CMPK_EQ_I32",
120   [(set i1:$dst, (setcc i32:$src0, imm:$src1, SETEQ))]
121 >;
122 */
123
124 let isCompare = 1 in {
125 def S_CMPK_LG_I32 : SOPK_32 <0x00000004, "S_CMPK_LG_I32", []>;
126 def S_CMPK_GT_I32 : SOPK_32 <0x00000005, "S_CMPK_GT_I32", []>;
127 def S_CMPK_GE_I32 : SOPK_32 <0x00000006, "S_CMPK_GE_I32", []>;
128 def S_CMPK_LT_I32 : SOPK_32 <0x00000007, "S_CMPK_LT_I32", []>;
129 def S_CMPK_LE_I32 : SOPK_32 <0x00000008, "S_CMPK_LE_I32", []>;
130 def S_CMPK_EQ_U32 : SOPK_32 <0x00000009, "S_CMPK_EQ_U32", []>;
131 def S_CMPK_LG_U32 : SOPK_32 <0x0000000a, "S_CMPK_LG_U32", []>;
132 def S_CMPK_GT_U32 : SOPK_32 <0x0000000b, "S_CMPK_GT_U32", []>;
133 def S_CMPK_GE_U32 : SOPK_32 <0x0000000c, "S_CMPK_GE_U32", []>;
134 def S_CMPK_LT_U32 : SOPK_32 <0x0000000d, "S_CMPK_LT_U32", []>;
135 def S_CMPK_LE_U32 : SOPK_32 <0x0000000e, "S_CMPK_LE_U32", []>;
136 } // End isCompare = 1
137
138 let Defs = [SCC], isCommutable = 1 in {
139   def S_ADDK_I32 : SOPK_32 <0x0000000f, "S_ADDK_I32", []>;
140   def S_MULK_I32 : SOPK_32 <0x00000010, "S_MULK_I32", []>;
141 }
142
143 //def S_CBRANCH_I_FORK : SOPK_ <0x00000011, "S_CBRANCH_I_FORK", []>;
144 def S_GETREG_B32 : SOPK_32 <0x00000012, "S_GETREG_B32", []>;
145 def S_SETREG_B32 : SOPK_32 <0x00000013, "S_SETREG_B32", []>;
146 def S_GETREG_REGRD_B32 : SOPK_32 <0x00000014, "S_GETREG_REGRD_B32", []>;
147 //def S_SETREG_IMM32_B32 : SOPK_32 <0x00000015, "S_SETREG_IMM32_B32", []>;
148 //def EXP : EXP_ <0x00000000, "EXP", []>;
149
150 let isCompare = 1 in {
151
152 defm V_CMP_F_F32 : VOPC_32 <0x00000000, "V_CMP_F_F32">;
153 defm V_CMP_LT_F32 : VOPC_32 <0x00000001, "V_CMP_LT_F32", f32, COND_OLT>;
154 defm V_CMP_EQ_F32 : VOPC_32 <0x00000002, "V_CMP_EQ_F32", f32, COND_OEQ>;
155 defm V_CMP_LE_F32 : VOPC_32 <0x00000003, "V_CMP_LE_F32", f32, COND_OLE>;
156 defm V_CMP_GT_F32 : VOPC_32 <0x00000004, "V_CMP_GT_F32", f32, COND_OGT>;
157 defm V_CMP_LG_F32 : VOPC_32 <0x00000005, "V_CMP_LG_F32">;
158 defm V_CMP_GE_F32 : VOPC_32 <0x00000006, "V_CMP_GE_F32", f32, COND_OGE>;
159 defm V_CMP_O_F32 : VOPC_32 <0x00000007, "V_CMP_O_F32", f32, COND_O>;
160 defm V_CMP_U_F32 : VOPC_32 <0x00000008, "V_CMP_U_F32", f32, COND_UO>;
161 defm V_CMP_NGE_F32 : VOPC_32 <0x00000009, "V_CMP_NGE_F32">;
162 defm V_CMP_NLG_F32 : VOPC_32 <0x0000000a, "V_CMP_NLG_F32">;
163 defm V_CMP_NGT_F32 : VOPC_32 <0x0000000b, "V_CMP_NGT_F32">;
164 defm V_CMP_NLE_F32 : VOPC_32 <0x0000000c, "V_CMP_NLE_F32">;
165 defm V_CMP_NEQ_F32 : VOPC_32 <0x0000000d, "V_CMP_NEQ_F32", f32, COND_UNE>;
166 defm V_CMP_NLT_F32 : VOPC_32 <0x0000000e, "V_CMP_NLT_F32">;
167 defm V_CMP_TRU_F32 : VOPC_32 <0x0000000f, "V_CMP_TRU_F32">;
168
169 let hasSideEffects = 1, Defs = [EXEC] in {
170
171 defm V_CMPX_F_F32 : VOPC_32 <0x00000010, "V_CMPX_F_F32">;
172 defm V_CMPX_LT_F32 : VOPC_32 <0x00000011, "V_CMPX_LT_F32">;
173 defm V_CMPX_EQ_F32 : VOPC_32 <0x00000012, "V_CMPX_EQ_F32">;
174 defm V_CMPX_LE_F32 : VOPC_32 <0x00000013, "V_CMPX_LE_F32">;
175 defm V_CMPX_GT_F32 : VOPC_32 <0x00000014, "V_CMPX_GT_F32">;
176 defm V_CMPX_LG_F32 : VOPC_32 <0x00000015, "V_CMPX_LG_F32">;
177 defm V_CMPX_GE_F32 : VOPC_32 <0x00000016, "V_CMPX_GE_F32">;
178 defm V_CMPX_O_F32 : VOPC_32 <0x00000017, "V_CMPX_O_F32">;
179 defm V_CMPX_U_F32 : VOPC_32 <0x00000018, "V_CMPX_U_F32">;
180 defm V_CMPX_NGE_F32 : VOPC_32 <0x00000019, "V_CMPX_NGE_F32">;
181 defm V_CMPX_NLG_F32 : VOPC_32 <0x0000001a, "V_CMPX_NLG_F32">;
182 defm V_CMPX_NGT_F32 : VOPC_32 <0x0000001b, "V_CMPX_NGT_F32">;
183 defm V_CMPX_NLE_F32 : VOPC_32 <0x0000001c, "V_CMPX_NLE_F32">;
184 defm V_CMPX_NEQ_F32 : VOPC_32 <0x0000001d, "V_CMPX_NEQ_F32">;
185 defm V_CMPX_NLT_F32 : VOPC_32 <0x0000001e, "V_CMPX_NLT_F32">;
186 defm V_CMPX_TRU_F32 : VOPC_32 <0x0000001f, "V_CMPX_TRU_F32">;
187
188 } // End hasSideEffects = 1, Defs = [EXEC]
189
190 defm V_CMP_F_F64 : VOPC_64 <0x00000020, "V_CMP_F_F64">;
191 defm V_CMP_LT_F64 : VOPC_64 <0x00000021, "V_CMP_LT_F64", f64, COND_OLT>;
192 defm V_CMP_EQ_F64 : VOPC_64 <0x00000022, "V_CMP_EQ_F64", f64, COND_OEQ>;
193 defm V_CMP_LE_F64 : VOPC_64 <0x00000023, "V_CMP_LE_F64", f64, COND_OLE>;
194 defm V_CMP_GT_F64 : VOPC_64 <0x00000024, "V_CMP_GT_F64", f64, COND_OGT>;
195 defm V_CMP_LG_F64 : VOPC_64 <0x00000025, "V_CMP_LG_F64">;
196 defm V_CMP_GE_F64 : VOPC_64 <0x00000026, "V_CMP_GE_F64", f64, COND_OGE>;
197 defm V_CMP_O_F64 : VOPC_64 <0x00000027, "V_CMP_O_F64", f64, COND_O>;
198 defm V_CMP_U_F64 : VOPC_64 <0x00000028, "V_CMP_U_F64", f64, COND_UO>;
199 defm V_CMP_NGE_F64 : VOPC_64 <0x00000029, "V_CMP_NGE_F64">;
200 defm V_CMP_NLG_F64 : VOPC_64 <0x0000002a, "V_CMP_NLG_F64">;
201 defm V_CMP_NGT_F64 : VOPC_64 <0x0000002b, "V_CMP_NGT_F64">;
202 defm V_CMP_NLE_F64 : VOPC_64 <0x0000002c, "V_CMP_NLE_F64">;
203 defm V_CMP_NEQ_F64 : VOPC_64 <0x0000002d, "V_CMP_NEQ_F64", f64, COND_UNE>;
204 defm V_CMP_NLT_F64 : VOPC_64 <0x0000002e, "V_CMP_NLT_F64">;
205 defm V_CMP_TRU_F64 : VOPC_64 <0x0000002f, "V_CMP_TRU_F64">;
206
207 let hasSideEffects = 1, Defs = [EXEC] in {
208
209 defm V_CMPX_F_F64 : VOPC_64 <0x00000030, "V_CMPX_F_F64">;
210 defm V_CMPX_LT_F64 : VOPC_64 <0x00000031, "V_CMPX_LT_F64">;
211 defm V_CMPX_EQ_F64 : VOPC_64 <0x00000032, "V_CMPX_EQ_F64">;
212 defm V_CMPX_LE_F64 : VOPC_64 <0x00000033, "V_CMPX_LE_F64">;
213 defm V_CMPX_GT_F64 : VOPC_64 <0x00000034, "V_CMPX_GT_F64">;
214 defm V_CMPX_LG_F64 : VOPC_64 <0x00000035, "V_CMPX_LG_F64">;
215 defm V_CMPX_GE_F64 : VOPC_64 <0x00000036, "V_CMPX_GE_F64">;
216 defm V_CMPX_O_F64 : VOPC_64 <0x00000037, "V_CMPX_O_F64">;
217 defm V_CMPX_U_F64 : VOPC_64 <0x00000038, "V_CMPX_U_F64">;
218 defm V_CMPX_NGE_F64 : VOPC_64 <0x00000039, "V_CMPX_NGE_F64">;
219 defm V_CMPX_NLG_F64 : VOPC_64 <0x0000003a, "V_CMPX_NLG_F64">;
220 defm V_CMPX_NGT_F64 : VOPC_64 <0x0000003b, "V_CMPX_NGT_F64">;
221 defm V_CMPX_NLE_F64 : VOPC_64 <0x0000003c, "V_CMPX_NLE_F64">;
222 defm V_CMPX_NEQ_F64 : VOPC_64 <0x0000003d, "V_CMPX_NEQ_F64">;
223 defm V_CMPX_NLT_F64 : VOPC_64 <0x0000003e, "V_CMPX_NLT_F64">;
224 defm V_CMPX_TRU_F64 : VOPC_64 <0x0000003f, "V_CMPX_TRU_F64">;
225
226 } // End hasSideEffects = 1, Defs = [EXEC]
227
228 defm V_CMPS_F_F32 : VOPC_32 <0x00000040, "V_CMPS_F_F32">;
229 defm V_CMPS_LT_F32 : VOPC_32 <0x00000041, "V_CMPS_LT_F32">;
230 defm V_CMPS_EQ_F32 : VOPC_32 <0x00000042, "V_CMPS_EQ_F32">;
231 defm V_CMPS_LE_F32 : VOPC_32 <0x00000043, "V_CMPS_LE_F32">;
232 defm V_CMPS_GT_F32 : VOPC_32 <0x00000044, "V_CMPS_GT_F32">;
233 defm V_CMPS_LG_F32 : VOPC_32 <0x00000045, "V_CMPS_LG_F32">;
234 defm V_CMPS_GE_F32 : VOPC_32 <0x00000046, "V_CMPS_GE_F32">;
235 defm V_CMPS_O_F32 : VOPC_32 <0x00000047, "V_CMPS_O_F32">;
236 defm V_CMPS_U_F32 : VOPC_32 <0x00000048, "V_CMPS_U_F32">;
237 defm V_CMPS_NGE_F32 : VOPC_32 <0x00000049, "V_CMPS_NGE_F32">;
238 defm V_CMPS_NLG_F32 : VOPC_32 <0x0000004a, "V_CMPS_NLG_F32">;
239 defm V_CMPS_NGT_F32 : VOPC_32 <0x0000004b, "V_CMPS_NGT_F32">;
240 defm V_CMPS_NLE_F32 : VOPC_32 <0x0000004c, "V_CMPS_NLE_F32">;
241 defm V_CMPS_NEQ_F32 : VOPC_32 <0x0000004d, "V_CMPS_NEQ_F32">;
242 defm V_CMPS_NLT_F32 : VOPC_32 <0x0000004e, "V_CMPS_NLT_F32">;
243 defm V_CMPS_TRU_F32 : VOPC_32 <0x0000004f, "V_CMPS_TRU_F32">;
244
245 let hasSideEffects = 1, Defs = [EXEC] in {
246
247 defm V_CMPSX_F_F32 : VOPC_32 <0x00000050, "V_CMPSX_F_F32">;
248 defm V_CMPSX_LT_F32 : VOPC_32 <0x00000051, "V_CMPSX_LT_F32">;
249 defm V_CMPSX_EQ_F32 : VOPC_32 <0x00000052, "V_CMPSX_EQ_F32">;
250 defm V_CMPSX_LE_F32 : VOPC_32 <0x00000053, "V_CMPSX_LE_F32">;
251 defm V_CMPSX_GT_F32 : VOPC_32 <0x00000054, "V_CMPSX_GT_F32">;
252 defm V_CMPSX_LG_F32 : VOPC_32 <0x00000055, "V_CMPSX_LG_F32">;
253 defm V_CMPSX_GE_F32 : VOPC_32 <0x00000056, "V_CMPSX_GE_F32">;
254 defm V_CMPSX_O_F32 : VOPC_32 <0x00000057, "V_CMPSX_O_F32">;
255 defm V_CMPSX_U_F32 : VOPC_32 <0x00000058, "V_CMPSX_U_F32">;
256 defm V_CMPSX_NGE_F32 : VOPC_32 <0x00000059, "V_CMPSX_NGE_F32">;
257 defm V_CMPSX_NLG_F32 : VOPC_32 <0x0000005a, "V_CMPSX_NLG_F32">;
258 defm V_CMPSX_NGT_F32 : VOPC_32 <0x0000005b, "V_CMPSX_NGT_F32">;
259 defm V_CMPSX_NLE_F32 : VOPC_32 <0x0000005c, "V_CMPSX_NLE_F32">;
260 defm V_CMPSX_NEQ_F32 : VOPC_32 <0x0000005d, "V_CMPSX_NEQ_F32">;
261 defm V_CMPSX_NLT_F32 : VOPC_32 <0x0000005e, "V_CMPSX_NLT_F32">;
262 defm V_CMPSX_TRU_F32 : VOPC_32 <0x0000005f, "V_CMPSX_TRU_F32">;
263
264 } // End hasSideEffects = 1, Defs = [EXEC]
265
266 defm V_CMPS_F_F64 : VOPC_64 <0x00000060, "V_CMPS_F_F64">;
267 defm V_CMPS_LT_F64 : VOPC_64 <0x00000061, "V_CMPS_LT_F64">;
268 defm V_CMPS_EQ_F64 : VOPC_64 <0x00000062, "V_CMPS_EQ_F64">;
269 defm V_CMPS_LE_F64 : VOPC_64 <0x00000063, "V_CMPS_LE_F64">;
270 defm V_CMPS_GT_F64 : VOPC_64 <0x00000064, "V_CMPS_GT_F64">;
271 defm V_CMPS_LG_F64 : VOPC_64 <0x00000065, "V_CMPS_LG_F64">;
272 defm V_CMPS_GE_F64 : VOPC_64 <0x00000066, "V_CMPS_GE_F64">;
273 defm V_CMPS_O_F64 : VOPC_64 <0x00000067, "V_CMPS_O_F64">;
274 defm V_CMPS_U_F64 : VOPC_64 <0x00000068, "V_CMPS_U_F64">;
275 defm V_CMPS_NGE_F64 : VOPC_64 <0x00000069, "V_CMPS_NGE_F64">;
276 defm V_CMPS_NLG_F64 : VOPC_64 <0x0000006a, "V_CMPS_NLG_F64">;
277 defm V_CMPS_NGT_F64 : VOPC_64 <0x0000006b, "V_CMPS_NGT_F64">;
278 defm V_CMPS_NLE_F64 : VOPC_64 <0x0000006c, "V_CMPS_NLE_F64">;
279 defm V_CMPS_NEQ_F64 : VOPC_64 <0x0000006d, "V_CMPS_NEQ_F64">;
280 defm V_CMPS_NLT_F64 : VOPC_64 <0x0000006e, "V_CMPS_NLT_F64">;
281 defm V_CMPS_TRU_F64 : VOPC_64 <0x0000006f, "V_CMPS_TRU_F64">;
282
283 let hasSideEffects = 1, Defs = [EXEC] in {
284
285 defm V_CMPSX_F_F64 : VOPC_64 <0x00000070, "V_CMPSX_F_F64">;
286 defm V_CMPSX_LT_F64 : VOPC_64 <0x00000071, "V_CMPSX_LT_F64">;
287 defm V_CMPSX_EQ_F64 : VOPC_64 <0x00000072, "V_CMPSX_EQ_F64">;
288 defm V_CMPSX_LE_F64 : VOPC_64 <0x00000073, "V_CMPSX_LE_F64">;
289 defm V_CMPSX_GT_F64 : VOPC_64 <0x00000074, "V_CMPSX_GT_F64">;
290 defm V_CMPSX_LG_F64 : VOPC_64 <0x00000075, "V_CMPSX_LG_F64">;
291 defm V_CMPSX_GE_F64 : VOPC_64 <0x00000076, "V_CMPSX_GE_F64">;
292 defm V_CMPSX_O_F64 : VOPC_64 <0x00000077, "V_CMPSX_O_F64">;
293 defm V_CMPSX_U_F64 : VOPC_64 <0x00000078, "V_CMPSX_U_F64">;
294 defm V_CMPSX_NGE_F64 : VOPC_64 <0x00000079, "V_CMPSX_NGE_F64">;
295 defm V_CMPSX_NLG_F64 : VOPC_64 <0x0000007a, "V_CMPSX_NLG_F64">;
296 defm V_CMPSX_NGT_F64 : VOPC_64 <0x0000007b, "V_CMPSX_NGT_F64">;
297 defm V_CMPSX_NLE_F64 : VOPC_64 <0x0000007c, "V_CMPSX_NLE_F64">;
298 defm V_CMPSX_NEQ_F64 : VOPC_64 <0x0000007d, "V_CMPSX_NEQ_F64">;
299 defm V_CMPSX_NLT_F64 : VOPC_64 <0x0000007e, "V_CMPSX_NLT_F64">;
300 defm V_CMPSX_TRU_F64 : VOPC_64 <0x0000007f, "V_CMPSX_TRU_F64">;
301
302 } // End hasSideEffects = 1, Defs = [EXEC]
303
304 defm V_CMP_F_I32 : VOPC_32 <0x00000080, "V_CMP_F_I32">;
305 defm V_CMP_LT_I32 : VOPC_32 <0x00000081, "V_CMP_LT_I32", i32, COND_SLT>;
306 defm V_CMP_EQ_I32 : VOPC_32 <0x00000082, "V_CMP_EQ_I32", i32, COND_EQ>;
307 defm V_CMP_LE_I32 : VOPC_32 <0x00000083, "V_CMP_LE_I32", i32, COND_SLE>;
308 defm V_CMP_GT_I32 : VOPC_32 <0x00000084, "V_CMP_GT_I32", i32, COND_SGT>;
309 defm V_CMP_NE_I32 : VOPC_32 <0x00000085, "V_CMP_NE_I32", i32, COND_NE>;
310 defm V_CMP_GE_I32 : VOPC_32 <0x00000086, "V_CMP_GE_I32", i32, COND_SGE>;
311 defm V_CMP_T_I32 : VOPC_32 <0x00000087, "V_CMP_T_I32">;
312
313 let hasSideEffects = 1, Defs = [EXEC] in {
314
315 defm V_CMPX_F_I32 : VOPC_32 <0x00000090, "V_CMPX_F_I32">;
316 defm V_CMPX_LT_I32 : VOPC_32 <0x00000091, "V_CMPX_LT_I32">;
317 defm V_CMPX_EQ_I32 : VOPC_32 <0x00000092, "V_CMPX_EQ_I32">;
318 defm V_CMPX_LE_I32 : VOPC_32 <0x00000093, "V_CMPX_LE_I32">;
319 defm V_CMPX_GT_I32 : VOPC_32 <0x00000094, "V_CMPX_GT_I32">;
320 defm V_CMPX_NE_I32 : VOPC_32 <0x00000095, "V_CMPX_NE_I32">;
321 defm V_CMPX_GE_I32 : VOPC_32 <0x00000096, "V_CMPX_GE_I32">;
322 defm V_CMPX_T_I32 : VOPC_32 <0x00000097, "V_CMPX_T_I32">;
323
324 } // End hasSideEffects = 1, Defs = [EXEC]
325
326 defm V_CMP_F_I64 : VOPC_64 <0x000000a0, "V_CMP_F_I64">;
327 defm V_CMP_LT_I64 : VOPC_64 <0x000000a1, "V_CMP_LT_I64", i64, COND_SLT>;
328 defm V_CMP_EQ_I64 : VOPC_64 <0x000000a2, "V_CMP_EQ_I64", i64, COND_EQ>;
329 defm V_CMP_LE_I64 : VOPC_64 <0x000000a3, "V_CMP_LE_I64", i64, COND_SLE>;
330 defm V_CMP_GT_I64 : VOPC_64 <0x000000a4, "V_CMP_GT_I64", i64, COND_SGT>;
331 defm V_CMP_NE_I64 : VOPC_64 <0x000000a5, "V_CMP_NE_I64", i64, COND_NE>;
332 defm V_CMP_GE_I64 : VOPC_64 <0x000000a6, "V_CMP_GE_I64", i64, COND_SGE>;
333 defm V_CMP_T_I64 : VOPC_64 <0x000000a7, "V_CMP_T_I64">;
334
335 let hasSideEffects = 1, Defs = [EXEC] in {
336
337 defm V_CMPX_F_I64 : VOPC_64 <0x000000b0, "V_CMPX_F_I64">;
338 defm V_CMPX_LT_I64 : VOPC_64 <0x000000b1, "V_CMPX_LT_I64">;
339 defm V_CMPX_EQ_I64 : VOPC_64 <0x000000b2, "V_CMPX_EQ_I64">;
340 defm V_CMPX_LE_I64 : VOPC_64 <0x000000b3, "V_CMPX_LE_I64">;
341 defm V_CMPX_GT_I64 : VOPC_64 <0x000000b4, "V_CMPX_GT_I64">;
342 defm V_CMPX_NE_I64 : VOPC_64 <0x000000b5, "V_CMPX_NE_I64">;
343 defm V_CMPX_GE_I64 : VOPC_64 <0x000000b6, "V_CMPX_GE_I64">;
344 defm V_CMPX_T_I64 : VOPC_64 <0x000000b7, "V_CMPX_T_I64">;
345
346 } // End hasSideEffects = 1, Defs = [EXEC]
347
348 defm V_CMP_F_U32 : VOPC_32 <0x000000c0, "V_CMP_F_U32">;
349 defm V_CMP_LT_U32 : VOPC_32 <0x000000c1, "V_CMP_LT_U32", i32, COND_ULT>;
350 defm V_CMP_EQ_U32 : VOPC_32 <0x000000c2, "V_CMP_EQ_U32", i32, COND_EQ>;
351 defm V_CMP_LE_U32 : VOPC_32 <0x000000c3, "V_CMP_LE_U32", i32, COND_ULE>;
352 defm V_CMP_GT_U32 : VOPC_32 <0x000000c4, "V_CMP_GT_U32", i32, COND_UGT>;
353 defm V_CMP_NE_U32 : VOPC_32 <0x000000c5, "V_CMP_NE_U32", i32, COND_NE>;
354 defm V_CMP_GE_U32 : VOPC_32 <0x000000c6, "V_CMP_GE_U32", i32, COND_UGE>;
355 defm V_CMP_T_U32 : VOPC_32 <0x000000c7, "V_CMP_T_U32">;
356
357 let hasSideEffects = 1, Defs = [EXEC] in {
358
359 defm V_CMPX_F_U32 : VOPC_32 <0x000000d0, "V_CMPX_F_U32">;
360 defm V_CMPX_LT_U32 : VOPC_32 <0x000000d1, "V_CMPX_LT_U32">;
361 defm V_CMPX_EQ_U32 : VOPC_32 <0x000000d2, "V_CMPX_EQ_U32">;
362 defm V_CMPX_LE_U32 : VOPC_32 <0x000000d3, "V_CMPX_LE_U32">;
363 defm V_CMPX_GT_U32 : VOPC_32 <0x000000d4, "V_CMPX_GT_U32">;
364 defm V_CMPX_NE_U32 : VOPC_32 <0x000000d5, "V_CMPX_NE_U32">;
365 defm V_CMPX_GE_U32 : VOPC_32 <0x000000d6, "V_CMPX_GE_U32">;
366 defm V_CMPX_T_U32 : VOPC_32 <0x000000d7, "V_CMPX_T_U32">;
367
368 } // End hasSideEffects = 1, Defs = [EXEC]
369
370 defm V_CMP_F_U64 : VOPC_64 <0x000000e0, "V_CMP_F_U64">;
371 defm V_CMP_LT_U64 : VOPC_64 <0x000000e1, "V_CMP_LT_U64", i64, COND_ULT>;
372 defm V_CMP_EQ_U64 : VOPC_64 <0x000000e2, "V_CMP_EQ_U64", i64, COND_EQ>;
373 defm V_CMP_LE_U64 : VOPC_64 <0x000000e3, "V_CMP_LE_U64", i64, COND_ULE>;
374 defm V_CMP_GT_U64 : VOPC_64 <0x000000e4, "V_CMP_GT_U64", i64, COND_UGT>;
375 defm V_CMP_NE_U64 : VOPC_64 <0x000000e5, "V_CMP_NE_U64", i64, COND_NE>;
376 defm V_CMP_GE_U64 : VOPC_64 <0x000000e6, "V_CMP_GE_U64", i64, COND_UGE>;
377 defm V_CMP_T_U64 : VOPC_64 <0x000000e7, "V_CMP_T_U64">;
378
379 let hasSideEffects = 1, Defs = [EXEC] in {
380
381 defm V_CMPX_F_U64 : VOPC_64 <0x000000f0, "V_CMPX_F_U64">;
382 defm V_CMPX_LT_U64 : VOPC_64 <0x000000f1, "V_CMPX_LT_U64">;
383 defm V_CMPX_EQ_U64 : VOPC_64 <0x000000f2, "V_CMPX_EQ_U64">;
384 defm V_CMPX_LE_U64 : VOPC_64 <0x000000f3, "V_CMPX_LE_U64">;
385 defm V_CMPX_GT_U64 : VOPC_64 <0x000000f4, "V_CMPX_GT_U64">;
386 defm V_CMPX_NE_U64 : VOPC_64 <0x000000f5, "V_CMPX_NE_U64">;
387 defm V_CMPX_GE_U64 : VOPC_64 <0x000000f6, "V_CMPX_GE_U64">;
388 defm V_CMPX_T_U64 : VOPC_64 <0x000000f7, "V_CMPX_T_U64">;
389
390 } // End hasSideEffects = 1, Defs = [EXEC]
391
392 defm V_CMP_CLASS_F32 : VOPC_32 <0x00000088, "V_CMP_CLASS_F32">;
393
394 let hasSideEffects = 1, Defs = [EXEC] in {
395 defm V_CMPX_CLASS_F32 : VOPC_32 <0x00000098, "V_CMPX_CLASS_F32">;
396 } // End hasSideEffects = 1, Defs = [EXEC]
397
398 defm V_CMP_CLASS_F64 : VOPC_64 <0x000000a8, "V_CMP_CLASS_F64">;
399
400 let hasSideEffects = 1, Defs = [EXEC] in {
401 defm V_CMPX_CLASS_F64 : VOPC_64 <0x000000b8, "V_CMPX_CLASS_F64">;
402 } // End hasSideEffects = 1, Defs = [EXEC]
403
404 } // End isCompare = 1
405
406 def DS_ADD_U32_RTN : DS_1A1D_RET <0x20, "DS_ADD_U32_RTN", VReg_32>;
407 def DS_SUB_U32_RTN : DS_1A1D_RET <0x21, "DS_SUB_U32_RTN", VReg_32>;
408 def DS_WRITE_B32 : DS_Store_Helper <0x0000000d, "DS_WRITE_B32", VReg_32>;
409 def DS_WRITE_B8 : DS_Store_Helper <0x00000001e, "DS_WRITE_B8", VReg_32>;
410 def DS_WRITE_B16 : DS_Store_Helper <0x00000001f, "DS_WRITE_B16", VReg_32>;
411 def DS_READ_B32 : DS_Load_Helper <0x00000036, "DS_READ_B32", VReg_32>;
412 def DS_READ_I8 : DS_Load_Helper <0x00000039, "DS_READ_I8", VReg_32>;
413 def DS_READ_U8 : DS_Load_Helper <0x0000003a, "DS_READ_U8", VReg_32>;
414 def DS_READ_I16 : DS_Load_Helper <0x0000003b, "DS_READ_I16", VReg_32>;
415 def DS_READ_U16 : DS_Load_Helper <0x0000003c, "DS_READ_U16", VReg_32>;
416
417 //def BUFFER_LOAD_FORMAT_X : MUBUF_ <0x00000000, "BUFFER_LOAD_FORMAT_X", []>;
418 //def BUFFER_LOAD_FORMAT_XY : MUBUF_ <0x00000001, "BUFFER_LOAD_FORMAT_XY", []>;
419 //def BUFFER_LOAD_FORMAT_XYZ : MUBUF_ <0x00000002, "BUFFER_LOAD_FORMAT_XYZ", []>;
420 defm BUFFER_LOAD_FORMAT_XYZW : MUBUF_Load_Helper <0x00000003, "BUFFER_LOAD_FORMAT_XYZW", VReg_128>;
421 //def BUFFER_STORE_FORMAT_X : MUBUF_ <0x00000004, "BUFFER_STORE_FORMAT_X", []>;
422 //def BUFFER_STORE_FORMAT_XY : MUBUF_ <0x00000005, "BUFFER_STORE_FORMAT_XY", []>;
423 //def BUFFER_STORE_FORMAT_XYZ : MUBUF_ <0x00000006, "BUFFER_STORE_FORMAT_XYZ", []>;
424 //def BUFFER_STORE_FORMAT_XYZW : MUBUF_ <0x00000007, "BUFFER_STORE_FORMAT_XYZW", []>;
425 defm BUFFER_LOAD_UBYTE : MUBUF_Load_Helper <0x00000008, "BUFFER_LOAD_UBYTE", VReg_32>;
426 defm BUFFER_LOAD_SBYTE : MUBUF_Load_Helper <0x00000009, "BUFFER_LOAD_SBYTE", VReg_32>;
427 defm BUFFER_LOAD_USHORT : MUBUF_Load_Helper <0x0000000a, "BUFFER_LOAD_USHORT", VReg_32>;
428 defm BUFFER_LOAD_SSHORT : MUBUF_Load_Helper <0x0000000b, "BUFFER_LOAD_SSHORT", VReg_32>;
429 defm BUFFER_LOAD_DWORD : MUBUF_Load_Helper <0x0000000c, "BUFFER_LOAD_DWORD", VReg_32>;
430 defm BUFFER_LOAD_DWORDX2 : MUBUF_Load_Helper <0x0000000d, "BUFFER_LOAD_DWORDX2", VReg_64>;
431 defm BUFFER_LOAD_DWORDX4 : MUBUF_Load_Helper <0x0000000e, "BUFFER_LOAD_DWORDX4", VReg_128>;
432
433 def BUFFER_STORE_BYTE : MUBUF_Store_Helper <
434   0x00000018, "BUFFER_STORE_BYTE", VReg_32
435 >;
436
437 def BUFFER_STORE_SHORT : MUBUF_Store_Helper <
438   0x0000001a, "BUFFER_STORE_SHORT", VReg_32
439 >;
440
441 def BUFFER_STORE_DWORD : MUBUF_Store_Helper <
442   0x0000001c, "BUFFER_STORE_DWORD", VReg_32
443 >;
444
445 def BUFFER_STORE_DWORDX2 : MUBUF_Store_Helper <
446   0x0000001d, "BUFFER_STORE_DWORDX2", VReg_64
447 >;
448
449 def BUFFER_STORE_DWORDX4 : MUBUF_Store_Helper <
450   0x0000001e, "BUFFER_STORE_DWORDX4", VReg_128
451 >;
452 //def BUFFER_ATOMIC_SWAP : MUBUF_ <0x00000030, "BUFFER_ATOMIC_SWAP", []>;
453 //def BUFFER_ATOMIC_CMPSWAP : MUBUF_ <0x00000031, "BUFFER_ATOMIC_CMPSWAP", []>;
454 //def BUFFER_ATOMIC_ADD : MUBUF_ <0x00000032, "BUFFER_ATOMIC_ADD", []>;
455 //def BUFFER_ATOMIC_SUB : MUBUF_ <0x00000033, "BUFFER_ATOMIC_SUB", []>;
456 //def BUFFER_ATOMIC_RSUB : MUBUF_ <0x00000034, "BUFFER_ATOMIC_RSUB", []>;
457 //def BUFFER_ATOMIC_SMIN : MUBUF_ <0x00000035, "BUFFER_ATOMIC_SMIN", []>;
458 //def BUFFER_ATOMIC_UMIN : MUBUF_ <0x00000036, "BUFFER_ATOMIC_UMIN", []>;
459 //def BUFFER_ATOMIC_SMAX : MUBUF_ <0x00000037, "BUFFER_ATOMIC_SMAX", []>;
460 //def BUFFER_ATOMIC_UMAX : MUBUF_ <0x00000038, "BUFFER_ATOMIC_UMAX", []>;
461 //def BUFFER_ATOMIC_AND : MUBUF_ <0x00000039, "BUFFER_ATOMIC_AND", []>;
462 //def BUFFER_ATOMIC_OR : MUBUF_ <0x0000003a, "BUFFER_ATOMIC_OR", []>;
463 //def BUFFER_ATOMIC_XOR : MUBUF_ <0x0000003b, "BUFFER_ATOMIC_XOR", []>;
464 //def BUFFER_ATOMIC_INC : MUBUF_ <0x0000003c, "BUFFER_ATOMIC_INC", []>;
465 //def BUFFER_ATOMIC_DEC : MUBUF_ <0x0000003d, "BUFFER_ATOMIC_DEC", []>;
466 //def BUFFER_ATOMIC_FCMPSWAP : MUBUF_ <0x0000003e, "BUFFER_ATOMIC_FCMPSWAP", []>;
467 //def BUFFER_ATOMIC_FMIN : MUBUF_ <0x0000003f, "BUFFER_ATOMIC_FMIN", []>;
468 //def BUFFER_ATOMIC_FMAX : MUBUF_ <0x00000040, "BUFFER_ATOMIC_FMAX", []>;
469 //def BUFFER_ATOMIC_SWAP_X2 : MUBUF_X2 <0x00000050, "BUFFER_ATOMIC_SWAP_X2", []>;
470 //def BUFFER_ATOMIC_CMPSWAP_X2 : MUBUF_X2 <0x00000051, "BUFFER_ATOMIC_CMPSWAP_X2", []>;
471 //def BUFFER_ATOMIC_ADD_X2 : MUBUF_X2 <0x00000052, "BUFFER_ATOMIC_ADD_X2", []>;
472 //def BUFFER_ATOMIC_SUB_X2 : MUBUF_X2 <0x00000053, "BUFFER_ATOMIC_SUB_X2", []>;
473 //def BUFFER_ATOMIC_RSUB_X2 : MUBUF_X2 <0x00000054, "BUFFER_ATOMIC_RSUB_X2", []>;
474 //def BUFFER_ATOMIC_SMIN_X2 : MUBUF_X2 <0x00000055, "BUFFER_ATOMIC_SMIN_X2", []>;
475 //def BUFFER_ATOMIC_UMIN_X2 : MUBUF_X2 <0x00000056, "BUFFER_ATOMIC_UMIN_X2", []>;
476 //def BUFFER_ATOMIC_SMAX_X2 : MUBUF_X2 <0x00000057, "BUFFER_ATOMIC_SMAX_X2", []>;
477 //def BUFFER_ATOMIC_UMAX_X2 : MUBUF_X2 <0x00000058, "BUFFER_ATOMIC_UMAX_X2", []>;
478 //def BUFFER_ATOMIC_AND_X2 : MUBUF_X2 <0x00000059, "BUFFER_ATOMIC_AND_X2", []>;
479 //def BUFFER_ATOMIC_OR_X2 : MUBUF_X2 <0x0000005a, "BUFFER_ATOMIC_OR_X2", []>;
480 //def BUFFER_ATOMIC_XOR_X2 : MUBUF_X2 <0x0000005b, "BUFFER_ATOMIC_XOR_X2", []>;
481 //def BUFFER_ATOMIC_INC_X2 : MUBUF_X2 <0x0000005c, "BUFFER_ATOMIC_INC_X2", []>;
482 //def BUFFER_ATOMIC_DEC_X2 : MUBUF_X2 <0x0000005d, "BUFFER_ATOMIC_DEC_X2", []>;
483 //def BUFFER_ATOMIC_FCMPSWAP_X2 : MUBUF_X2 <0x0000005e, "BUFFER_ATOMIC_FCMPSWAP_X2", []>;
484 //def BUFFER_ATOMIC_FMIN_X2 : MUBUF_X2 <0x0000005f, "BUFFER_ATOMIC_FMIN_X2", []>;
485 //def BUFFER_ATOMIC_FMAX_X2 : MUBUF_X2 <0x00000060, "BUFFER_ATOMIC_FMAX_X2", []>;
486 //def BUFFER_WBINVL1_SC : MUBUF_WBINVL1 <0x00000070, "BUFFER_WBINVL1_SC", []>;
487 //def BUFFER_WBINVL1 : MUBUF_WBINVL1 <0x00000071, "BUFFER_WBINVL1", []>;
488 //def TBUFFER_LOAD_FORMAT_X : MTBUF_ <0x00000000, "TBUFFER_LOAD_FORMAT_X", []>;
489 //def TBUFFER_LOAD_FORMAT_XY : MTBUF_ <0x00000001, "TBUFFER_LOAD_FORMAT_XY", []>;
490 //def TBUFFER_LOAD_FORMAT_XYZ : MTBUF_ <0x00000002, "TBUFFER_LOAD_FORMAT_XYZ", []>;
491 def TBUFFER_LOAD_FORMAT_XYZW : MTBUF_Load_Helper <0x00000003, "TBUFFER_LOAD_FORMAT_XYZW", VReg_128>;
492 def TBUFFER_STORE_FORMAT_X : MTBUF_Store_Helper <0x00000004, "TBUFFER_STORE_FORMAT_X", VReg_32>;
493 def TBUFFER_STORE_FORMAT_XY : MTBUF_Store_Helper <0x00000005, "TBUFFER_STORE_FORMAT_XY", VReg_64>;
494 def TBUFFER_STORE_FORMAT_XYZ : MTBUF_Store_Helper <0x00000006, "TBUFFER_STORE_FORMAT_XYZ", VReg_128>;
495 def TBUFFER_STORE_FORMAT_XYZW : MTBUF_Store_Helper <0x00000007, "TBUFFER_STORE_FORMAT_XYZW", VReg_128>;
496
497 let mayLoad = 1 in {
498
499 // We are using the SGPR_32 and not the SReg_32 register class for 32-bit
500 // SMRD instructions, because the SGPR_32 register class does not include M0
501 // and writing to M0 from an SMRD instruction will hang the GPU.
502 defm S_LOAD_DWORD : SMRD_Helper <0x00, "S_LOAD_DWORD", SReg_64, SGPR_32>;
503 defm S_LOAD_DWORDX2 : SMRD_Helper <0x01, "S_LOAD_DWORDX2", SReg_64, SReg_64>;
504 defm S_LOAD_DWORDX4 : SMRD_Helper <0x02, "S_LOAD_DWORDX4", SReg_64, SReg_128>;
505 defm S_LOAD_DWORDX8 : SMRD_Helper <0x03, "S_LOAD_DWORDX8", SReg_64, SReg_256>;
506 defm S_LOAD_DWORDX16 : SMRD_Helper <0x04, "S_LOAD_DWORDX16", SReg_64, SReg_512>;
507
508 defm S_BUFFER_LOAD_DWORD : SMRD_Helper <
509   0x08, "S_BUFFER_LOAD_DWORD", SReg_128, SGPR_32
510 >;
511
512 defm S_BUFFER_LOAD_DWORDX2 : SMRD_Helper <
513   0x09, "S_BUFFER_LOAD_DWORDX2", SReg_128, SReg_64
514 >;
515
516 defm S_BUFFER_LOAD_DWORDX4 : SMRD_Helper <
517   0x0a, "S_BUFFER_LOAD_DWORDX4", SReg_128, SReg_128
518 >;
519
520 defm S_BUFFER_LOAD_DWORDX8 : SMRD_Helper <
521   0x0b, "S_BUFFER_LOAD_DWORDX8", SReg_128, SReg_256
522 >;
523
524 defm S_BUFFER_LOAD_DWORDX16 : SMRD_Helper <
525   0x0c, "S_BUFFER_LOAD_DWORDX16", SReg_128, SReg_512
526 >;
527
528 } // mayLoad = 1
529
530 //def S_MEMTIME : SMRD_ <0x0000001e, "S_MEMTIME", []>;
531 //def S_DCACHE_INV : SMRD_ <0x0000001f, "S_DCACHE_INV", []>;
532 defm IMAGE_LOAD : MIMG_NoSampler <0x00000000, "IMAGE_LOAD">;
533 defm IMAGE_LOAD_MIP : MIMG_NoSampler <0x00000001, "IMAGE_LOAD_MIP">;
534 //def IMAGE_LOAD_PCK : MIMG_NoPattern_ <"IMAGE_LOAD_PCK", 0x00000002>;
535 //def IMAGE_LOAD_PCK_SGN : MIMG_NoPattern_ <"IMAGE_LOAD_PCK_SGN", 0x00000003>;
536 //def IMAGE_LOAD_MIP_PCK : MIMG_NoPattern_ <"IMAGE_LOAD_MIP_PCK", 0x00000004>;
537 //def IMAGE_LOAD_MIP_PCK_SGN : MIMG_NoPattern_ <"IMAGE_LOAD_MIP_PCK_SGN", 0x00000005>;
538 //def IMAGE_STORE : MIMG_NoPattern_ <"IMAGE_STORE", 0x00000008>;
539 //def IMAGE_STORE_MIP : MIMG_NoPattern_ <"IMAGE_STORE_MIP", 0x00000009>;
540 //def IMAGE_STORE_PCK : MIMG_NoPattern_ <"IMAGE_STORE_PCK", 0x0000000a>;
541 //def IMAGE_STORE_MIP_PCK : MIMG_NoPattern_ <"IMAGE_STORE_MIP_PCK", 0x0000000b>;
542 defm IMAGE_GET_RESINFO : MIMG_NoSampler <0x0000000e, "IMAGE_GET_RESINFO">;
543 //def IMAGE_ATOMIC_SWAP : MIMG_NoPattern_ <"IMAGE_ATOMIC_SWAP", 0x0000000f>;
544 //def IMAGE_ATOMIC_CMPSWAP : MIMG_NoPattern_ <"IMAGE_ATOMIC_CMPSWAP", 0x00000010>;
545 //def IMAGE_ATOMIC_ADD : MIMG_NoPattern_ <"IMAGE_ATOMIC_ADD", 0x00000011>;
546 //def IMAGE_ATOMIC_SUB : MIMG_NoPattern_ <"IMAGE_ATOMIC_SUB", 0x00000012>;
547 //def IMAGE_ATOMIC_RSUB : MIMG_NoPattern_ <"IMAGE_ATOMIC_RSUB", 0x00000013>;
548 //def IMAGE_ATOMIC_SMIN : MIMG_NoPattern_ <"IMAGE_ATOMIC_SMIN", 0x00000014>;
549 //def IMAGE_ATOMIC_UMIN : MIMG_NoPattern_ <"IMAGE_ATOMIC_UMIN", 0x00000015>;
550 //def IMAGE_ATOMIC_SMAX : MIMG_NoPattern_ <"IMAGE_ATOMIC_SMAX", 0x00000016>;
551 //def IMAGE_ATOMIC_UMAX : MIMG_NoPattern_ <"IMAGE_ATOMIC_UMAX", 0x00000017>;
552 //def IMAGE_ATOMIC_AND : MIMG_NoPattern_ <"IMAGE_ATOMIC_AND", 0x00000018>;
553 //def IMAGE_ATOMIC_OR : MIMG_NoPattern_ <"IMAGE_ATOMIC_OR", 0x00000019>;
554 //def IMAGE_ATOMIC_XOR : MIMG_NoPattern_ <"IMAGE_ATOMIC_XOR", 0x0000001a>;
555 //def IMAGE_ATOMIC_INC : MIMG_NoPattern_ <"IMAGE_ATOMIC_INC", 0x0000001b>;
556 //def IMAGE_ATOMIC_DEC : MIMG_NoPattern_ <"IMAGE_ATOMIC_DEC", 0x0000001c>;
557 //def IMAGE_ATOMIC_FCMPSWAP : MIMG_NoPattern_ <"IMAGE_ATOMIC_FCMPSWAP", 0x0000001d>;
558 //def IMAGE_ATOMIC_FMIN : MIMG_NoPattern_ <"IMAGE_ATOMIC_FMIN", 0x0000001e>;
559 //def IMAGE_ATOMIC_FMAX : MIMG_NoPattern_ <"IMAGE_ATOMIC_FMAX", 0x0000001f>;
560 defm IMAGE_SAMPLE : MIMG_Sampler <0x00000020, "IMAGE_SAMPLE">;
561 //def IMAGE_SAMPLE_CL : MIMG_NoPattern_ <"IMAGE_SAMPLE_CL", 0x00000021>;
562 defm IMAGE_SAMPLE_D : MIMG_Sampler <0x00000022, "IMAGE_SAMPLE_D">;
563 //def IMAGE_SAMPLE_D_CL : MIMG_NoPattern_ <"IMAGE_SAMPLE_D_CL", 0x00000023>;
564 defm IMAGE_SAMPLE_L : MIMG_Sampler <0x00000024, "IMAGE_SAMPLE_L">;
565 defm IMAGE_SAMPLE_B : MIMG_Sampler <0x00000025, "IMAGE_SAMPLE_B">;
566 //def IMAGE_SAMPLE_B_CL : MIMG_NoPattern_ <"IMAGE_SAMPLE_B_CL", 0x00000026>;
567 //def IMAGE_SAMPLE_LZ : MIMG_NoPattern_ <"IMAGE_SAMPLE_LZ", 0x00000027>;
568 defm IMAGE_SAMPLE_C : MIMG_Sampler <0x00000028, "IMAGE_SAMPLE_C">;
569 //def IMAGE_SAMPLE_C_CL : MIMG_NoPattern_ <"IMAGE_SAMPLE_C_CL", 0x00000029>;
570 defm IMAGE_SAMPLE_C_D : MIMG_Sampler <0x0000002a, "IMAGE_SAMPLE_C_D">;
571 //def IMAGE_SAMPLE_C_D_CL : MIMG_NoPattern_ <"IMAGE_SAMPLE_C_D_CL", 0x0000002b>;
572 defm IMAGE_SAMPLE_C_L : MIMG_Sampler <0x0000002c, "IMAGE_SAMPLE_C_L">;
573 defm IMAGE_SAMPLE_C_B : MIMG_Sampler <0x0000002d, "IMAGE_SAMPLE_C_B">;
574 //def IMAGE_SAMPLE_C_B_CL : MIMG_NoPattern_ <"IMAGE_SAMPLE_C_B_CL", 0x0000002e>;
575 //def IMAGE_SAMPLE_C_LZ : MIMG_NoPattern_ <"IMAGE_SAMPLE_C_LZ", 0x0000002f>;
576 //def IMAGE_SAMPLE_O : MIMG_NoPattern_ <"IMAGE_SAMPLE_O", 0x00000030>;
577 //def IMAGE_SAMPLE_CL_O : MIMG_NoPattern_ <"IMAGE_SAMPLE_CL_O", 0x00000031>;
578 //def IMAGE_SAMPLE_D_O : MIMG_NoPattern_ <"IMAGE_SAMPLE_D_O", 0x00000032>;
579 //def IMAGE_SAMPLE_D_CL_O : MIMG_NoPattern_ <"IMAGE_SAMPLE_D_CL_O", 0x00000033>;
580 //def IMAGE_SAMPLE_L_O : MIMG_NoPattern_ <"IMAGE_SAMPLE_L_O", 0x00000034>;
581 //def IMAGE_SAMPLE_B_O : MIMG_NoPattern_ <"IMAGE_SAMPLE_B_O", 0x00000035>;
582 //def IMAGE_SAMPLE_B_CL_O : MIMG_NoPattern_ <"IMAGE_SAMPLE_B_CL_O", 0x00000036>;
583 //def IMAGE_SAMPLE_LZ_O : MIMG_NoPattern_ <"IMAGE_SAMPLE_LZ_O", 0x00000037>;
584 //def IMAGE_SAMPLE_C_O : MIMG_NoPattern_ <"IMAGE_SAMPLE_C_O", 0x00000038>;
585 //def IMAGE_SAMPLE_C_CL_O : MIMG_NoPattern_ <"IMAGE_SAMPLE_C_CL_O", 0x00000039>;
586 //def IMAGE_SAMPLE_C_D_O : MIMG_NoPattern_ <"IMAGE_SAMPLE_C_D_O", 0x0000003a>;
587 //def IMAGE_SAMPLE_C_D_CL_O : MIMG_NoPattern_ <"IMAGE_SAMPLE_C_D_CL_O", 0x0000003b>;
588 //def IMAGE_SAMPLE_C_L_O : MIMG_NoPattern_ <"IMAGE_SAMPLE_C_L_O", 0x0000003c>;
589 //def IMAGE_SAMPLE_C_B_O : MIMG_NoPattern_ <"IMAGE_SAMPLE_C_B_O", 0x0000003d>;
590 //def IMAGE_SAMPLE_C_B_CL_O : MIMG_NoPattern_ <"IMAGE_SAMPLE_C_B_CL_O", 0x0000003e>;
591 //def IMAGE_SAMPLE_C_LZ_O : MIMG_NoPattern_ <"IMAGE_SAMPLE_C_LZ_O", 0x0000003f>;
592 //def IMAGE_GATHER4 : MIMG_NoPattern_GATHER4 <"IMAGE_GATHER4", 0x00000040>;
593 //def IMAGE_GATHER4_CL : MIMG_NoPattern_GATHER4 <"IMAGE_GATHER4_CL", 0x00000041>;
594 //def IMAGE_GATHER4_L : MIMG_NoPattern_GATHER4 <"IMAGE_GATHER4_L", 0x00000044>;
595 //def IMAGE_GATHER4_B : MIMG_NoPattern_GATHER4 <"IMAGE_GATHER4_B", 0x00000045>;
596 //def IMAGE_GATHER4_B_CL : MIMG_NoPattern_GATHER4 <"IMAGE_GATHER4_B_CL", 0x00000046>;
597 //def IMAGE_GATHER4_LZ : MIMG_NoPattern_GATHER4 <"IMAGE_GATHER4_LZ", 0x00000047>;
598 //def IMAGE_GATHER4_C : MIMG_NoPattern_GATHER4 <"IMAGE_GATHER4_C", 0x00000048>;
599 //def IMAGE_GATHER4_C_CL : MIMG_NoPattern_GATHER4 <"IMAGE_GATHER4_C_CL", 0x00000049>;
600 //def IMAGE_GATHER4_C_L : MIMG_NoPattern_GATHER4 <"IMAGE_GATHER4_C_L", 0x0000004c>;
601 //def IMAGE_GATHER4_C_B : MIMG_NoPattern_GATHER4 <"IMAGE_GATHER4_C_B", 0x0000004d>;
602 //def IMAGE_GATHER4_C_B_CL : MIMG_NoPattern_GATHER4 <"IMAGE_GATHER4_C_B_CL", 0x0000004e>;
603 //def IMAGE_GATHER4_C_LZ : MIMG_NoPattern_GATHER4 <"IMAGE_GATHER4_C_LZ", 0x0000004f>;
604 //def IMAGE_GATHER4_O : MIMG_NoPattern_GATHER4 <"IMAGE_GATHER4_O", 0x00000050>;
605 //def IMAGE_GATHER4_CL_O : MIMG_NoPattern_GATHER4 <"IMAGE_GATHER4_CL_O", 0x00000051>;
606 //def IMAGE_GATHER4_L_O : MIMG_NoPattern_GATHER4 <"IMAGE_GATHER4_L_O", 0x00000054>;
607 //def IMAGE_GATHER4_B_O : MIMG_NoPattern_GATHER4 <"IMAGE_GATHER4_B_O", 0x00000055>;
608 //def IMAGE_GATHER4_B_CL_O : MIMG_NoPattern_GATHER4 <"IMAGE_GATHER4_B_CL_O", 0x00000056>;
609 //def IMAGE_GATHER4_LZ_O : MIMG_NoPattern_GATHER4 <"IMAGE_GATHER4_LZ_O", 0x00000057>;
610 //def IMAGE_GATHER4_C_O : MIMG_NoPattern_GATHER4 <"IMAGE_GATHER4_C_O", 0x00000058>;
611 //def IMAGE_GATHER4_C_CL_O : MIMG_NoPattern_GATHER4 <"IMAGE_GATHER4_C_CL_O", 0x00000059>;
612 //def IMAGE_GATHER4_C_L_O : MIMG_NoPattern_GATHER4 <"IMAGE_GATHER4_C_L_O", 0x0000005c>;
613 //def IMAGE_GATHER4_C_B_O : MIMG_NoPattern_GATHER4 <"IMAGE_GATHER4_C_B_O", 0x0000005d>;
614 //def IMAGE_GATHER4_C_B_CL_O : MIMG_NoPattern_GATHER4 <"IMAGE_GATHER4_C_B_CL_O", 0x0000005e>;
615 //def IMAGE_GATHER4_C_LZ_O : MIMG_NoPattern_GATHER4 <"IMAGE_GATHER4_C_LZ_O", 0x0000005f>;
616 //def IMAGE_GET_LOD : MIMG_NoPattern_ <"IMAGE_GET_LOD", 0x00000060>;
617 //def IMAGE_SAMPLE_CD : MIMG_NoPattern_ <"IMAGE_SAMPLE_CD", 0x00000068>;
618 //def IMAGE_SAMPLE_CD_CL : MIMG_NoPattern_ <"IMAGE_SAMPLE_CD_CL", 0x00000069>;
619 //def IMAGE_SAMPLE_C_CD : MIMG_NoPattern_ <"IMAGE_SAMPLE_C_CD", 0x0000006a>;
620 //def IMAGE_SAMPLE_C_CD_CL : MIMG_NoPattern_ <"IMAGE_SAMPLE_C_CD_CL", 0x0000006b>;
621 //def IMAGE_SAMPLE_CD_O : MIMG_NoPattern_ <"IMAGE_SAMPLE_CD_O", 0x0000006c>;
622 //def IMAGE_SAMPLE_CD_CL_O : MIMG_NoPattern_ <"IMAGE_SAMPLE_CD_CL_O", 0x0000006d>;
623 //def IMAGE_SAMPLE_C_CD_O : MIMG_NoPattern_ <"IMAGE_SAMPLE_C_CD_O", 0x0000006e>;
624 //def IMAGE_SAMPLE_C_CD_CL_O : MIMG_NoPattern_ <"IMAGE_SAMPLE_C_CD_CL_O", 0x0000006f>;
625 //def IMAGE_RSRC256 : MIMG_NoPattern_RSRC256 <"IMAGE_RSRC256", 0x0000007e>;
626 //def IMAGE_SAMPLER : MIMG_NoPattern_ <"IMAGE_SAMPLER", 0x0000007f>;
627 //def V_NOP : VOP1_ <0x00000000, "V_NOP", []>;
628
629
630 let neverHasSideEffects = 1, isMoveImm = 1 in {
631 defm V_MOV_B32 : VOP1_32 <0x00000001, "V_MOV_B32", []>;
632 } // End neverHasSideEffects = 1, isMoveImm = 1
633
634 defm V_READFIRSTLANE_B32 : VOP1_32 <0x00000002, "V_READFIRSTLANE_B32", []>;
635 defm V_CVT_I32_F64 : VOP1_32_64 <0x00000003, "V_CVT_I32_F64",
636   [(set i32:$dst, (fp_to_sint f64:$src0))]
637 >;
638 defm V_CVT_F64_I32 : VOP1_64_32 <0x00000004, "V_CVT_F64_I32",
639   [(set f64:$dst, (sint_to_fp i32:$src0))]
640 >;
641 defm V_CVT_F32_I32 : VOP1_32 <0x00000005, "V_CVT_F32_I32",
642   [(set f32:$dst, (sint_to_fp i32:$src0))]
643 >;
644 defm V_CVT_F32_U32 : VOP1_32 <0x00000006, "V_CVT_F32_U32",
645   [(set f32:$dst, (uint_to_fp i32:$src0))]
646 >;
647 defm V_CVT_U32_F32 : VOP1_32 <0x00000007, "V_CVT_U32_F32",
648   [(set i32:$dst, (fp_to_uint f32:$src0))]
649 >;
650 defm V_CVT_I32_F32 : VOP1_32 <0x00000008, "V_CVT_I32_F32",
651   [(set i32:$dst, (fp_to_sint f32:$src0))]
652 >;
653 defm V_MOV_FED_B32 : VOP1_32 <0x00000009, "V_MOV_FED_B32", []>;
654 ////def V_CVT_F16_F32 : VOP1_F16 <0x0000000a, "V_CVT_F16_F32", []>;
655 //defm V_CVT_F32_F16 : VOP1_32 <0x0000000b, "V_CVT_F32_F16", []>;
656 //defm V_CVT_RPI_I32_F32 : VOP1_32 <0x0000000c, "V_CVT_RPI_I32_F32", []>;
657 //defm V_CVT_FLR_I32_F32 : VOP1_32 <0x0000000d, "V_CVT_FLR_I32_F32", []>;
658 //defm V_CVT_OFF_F32_I4 : VOP1_32 <0x0000000e, "V_CVT_OFF_F32_I4", []>;
659 defm V_CVT_F32_F64 : VOP1_32_64 <0x0000000f, "V_CVT_F32_F64",
660   [(set f32:$dst, (fround f64:$src0))]
661 >;
662 defm V_CVT_F64_F32 : VOP1_64_32 <0x00000010, "V_CVT_F64_F32",
663   [(set f64:$dst, (fextend f32:$src0))]
664 >;
665 //defm V_CVT_F32_UBYTE0 : VOP1_32 <0x00000011, "V_CVT_F32_UBYTE0", []>;
666 //defm V_CVT_F32_UBYTE1 : VOP1_32 <0x00000012, "V_CVT_F32_UBYTE1", []>;
667 //defm V_CVT_F32_UBYTE2 : VOP1_32 <0x00000013, "V_CVT_F32_UBYTE2", []>;
668 //defm V_CVT_F32_UBYTE3 : VOP1_32 <0x00000014, "V_CVT_F32_UBYTE3", []>;
669 //defm V_CVT_U32_F64 : VOP1_32 <0x00000015, "V_CVT_U32_F64", []>;
670 //defm V_CVT_F64_U32 : VOP1_64 <0x00000016, "V_CVT_F64_U32", []>;
671 defm V_FRACT_F32 : VOP1_32 <0x00000020, "V_FRACT_F32",
672   [(set f32:$dst, (AMDGPUfract f32:$src0))]
673 >;
674 defm V_TRUNC_F32 : VOP1_32 <0x00000021, "V_TRUNC_F32",
675   [(set f32:$dst, (int_AMDGPU_trunc f32:$src0))]
676 >;
677 defm V_CEIL_F32 : VOP1_32 <0x00000022, "V_CEIL_F32",
678   [(set f32:$dst, (fceil f32:$src0))]
679 >;
680 defm V_RNDNE_F32 : VOP1_32 <0x00000023, "V_RNDNE_F32",
681   [(set f32:$dst, (frint f32:$src0))]
682 >;
683 defm V_FLOOR_F32 : VOP1_32 <0x00000024, "V_FLOOR_F32",
684   [(set f32:$dst, (ffloor f32:$src0))]
685 >;
686 defm V_EXP_F32 : VOP1_32 <0x00000025, "V_EXP_F32",
687   [(set f32:$dst, (fexp2 f32:$src0))]
688 >;
689 defm V_LOG_CLAMP_F32 : VOP1_32 <0x00000026, "V_LOG_CLAMP_F32", []>;
690 defm V_LOG_F32 : VOP1_32 <0x00000027, "V_LOG_F32",
691   [(set f32:$dst, (flog2 f32:$src0))]
692 >;
693 defm V_RCP_CLAMP_F32 : VOP1_32 <0x00000028, "V_RCP_CLAMP_F32", []>;
694 defm V_RCP_LEGACY_F32 : VOP1_32 <0x00000029, "V_RCP_LEGACY_F32", []>;
695 defm V_RCP_F32 : VOP1_32 <0x0000002a, "V_RCP_F32",
696   [(set f32:$dst, (fdiv FP_ONE, f32:$src0))]
697 >;
698 defm V_RCP_IFLAG_F32 : VOP1_32 <0x0000002b, "V_RCP_IFLAG_F32", []>;
699 defm V_RSQ_CLAMP_F32 : VOP1_32 <0x0000002c, "V_RSQ_CLAMP_F32", []>;
700 defm V_RSQ_LEGACY_F32 : VOP1_32 <
701   0x0000002d, "V_RSQ_LEGACY_F32",
702   [(set f32:$dst, (int_AMDGPU_rsq f32:$src0))]
703 >;
704 defm V_RSQ_F32 : VOP1_32 <0x0000002e, "V_RSQ_F32", []>;
705 defm V_RCP_F64 : VOP1_64 <0x0000002f, "V_RCP_F64",
706   [(set f64:$dst, (fdiv FP_ONE, f64:$src0))]
707 >;
708 defm V_RCP_CLAMP_F64 : VOP1_64 <0x00000030, "V_RCP_CLAMP_F64", []>;
709 defm V_RSQ_F64 : VOP1_64 <0x00000031, "V_RSQ_F64", []>;
710 defm V_RSQ_CLAMP_F64 : VOP1_64 <0x00000032, "V_RSQ_CLAMP_F64", []>;
711 defm V_SQRT_F32 : VOP1_32 <0x00000033, "V_SQRT_F32",
712   [(set f32:$dst, (fsqrt f32:$src0))]
713 >;
714 defm V_SQRT_F64 : VOP1_64 <0x00000034, "V_SQRT_F64",
715   [(set f64:$dst, (fsqrt f64:$src0))]
716 >;
717 defm V_SIN_F32 : VOP1_32 <0x00000035, "V_SIN_F32", []>;
718 defm V_COS_F32 : VOP1_32 <0x00000036, "V_COS_F32", []>;
719 defm V_NOT_B32 : VOP1_32 <0x00000037, "V_NOT_B32", []>;
720 defm V_BFREV_B32 : VOP1_32 <0x00000038, "V_BFREV_B32", []>;
721 defm V_FFBH_U32 : VOP1_32 <0x00000039, "V_FFBH_U32", []>;
722 defm V_FFBL_B32 : VOP1_32 <0x0000003a, "V_FFBL_B32", []>;
723 defm V_FFBH_I32 : VOP1_32 <0x0000003b, "V_FFBH_I32", []>;
724 //defm V_FREXP_EXP_I32_F64 : VOP1_32 <0x0000003c, "V_FREXP_EXP_I32_F64", []>;
725 defm V_FREXP_MANT_F64 : VOP1_64 <0x0000003d, "V_FREXP_MANT_F64", []>;
726 defm V_FRACT_F64 : VOP1_64 <0x0000003e, "V_FRACT_F64", []>;
727 //defm V_FREXP_EXP_I32_F32 : VOP1_32 <0x0000003f, "V_FREXP_EXP_I32_F32", []>;
728 defm V_FREXP_MANT_F32 : VOP1_32 <0x00000040, "V_FREXP_MANT_F32", []>;
729 //def V_CLREXCP : VOP1_ <0x00000041, "V_CLREXCP", []>;
730 defm V_MOVRELD_B32 : VOP1_32 <0x00000042, "V_MOVRELD_B32", []>;
731 defm V_MOVRELS_B32 : VOP1_32 <0x00000043, "V_MOVRELS_B32", []>;
732 defm V_MOVRELSD_B32 : VOP1_32 <0x00000044, "V_MOVRELSD_B32", []>;
733
734 def V_INTERP_P1_F32 : VINTRP <
735   0x00000000,
736   (outs VReg_32:$dst),
737   (ins VReg_32:$i, i32imm:$attr_chan, i32imm:$attr, M0Reg:$m0),
738   "V_INTERP_P1_F32 $dst, $i, $attr_chan, $attr, [$m0]",
739   []> {
740   let DisableEncoding = "$m0";
741 }
742
743 def V_INTERP_P2_F32 : VINTRP <
744   0x00000001,
745   (outs VReg_32:$dst),
746   (ins VReg_32:$src0, VReg_32:$j, i32imm:$attr_chan, i32imm:$attr, M0Reg:$m0),
747   "V_INTERP_P2_F32 $dst, [$src0], $j, $attr_chan, $attr, [$m0]",
748   []> {
749
750   let Constraints = "$src0 = $dst";
751   let DisableEncoding = "$src0,$m0";
752
753 }
754
755 def V_INTERP_MOV_F32 : VINTRP <
756   0x00000002,
757   (outs VReg_32:$dst),
758   (ins InterpSlot:$src0, i32imm:$attr_chan, i32imm:$attr, M0Reg:$m0),
759   "V_INTERP_MOV_F32 $dst, $src0, $attr_chan, $attr, [$m0]",
760   []> {
761   let DisableEncoding = "$m0";
762 }
763
764 //def S_NOP : SOPP_ <0x00000000, "S_NOP", []>;
765
766 let isTerminator = 1 in {
767
768 def S_ENDPGM : SOPP <0x00000001, (ins), "S_ENDPGM",
769   [(IL_retflag)]> {
770   let SIMM16 = 0;
771   let isBarrier = 1;
772   let hasCtrlDep = 1;
773 }
774
775 let isBranch = 1 in {
776 def S_BRANCH : SOPP <
777   0x00000002, (ins brtarget:$target), "S_BRANCH $target",
778   [(br bb:$target)]> {
779   let isBarrier = 1;
780 }
781
782 let DisableEncoding = "$scc" in {
783 def S_CBRANCH_SCC0 : SOPP <
784   0x00000004, (ins brtarget:$target, SCCReg:$scc),
785   "S_CBRANCH_SCC0 $target", []
786 >;
787 def S_CBRANCH_SCC1 : SOPP <
788   0x00000005, (ins brtarget:$target, SCCReg:$scc),
789   "S_CBRANCH_SCC1 $target",
790   []
791 >;
792 } // End DisableEncoding = "$scc"
793
794 def S_CBRANCH_VCCZ : SOPP <
795   0x00000006, (ins brtarget:$target, VCCReg:$vcc),
796   "S_CBRANCH_VCCZ $target",
797   []
798 >;
799 def S_CBRANCH_VCCNZ : SOPP <
800   0x00000007, (ins brtarget:$target, VCCReg:$vcc),
801   "S_CBRANCH_VCCNZ $target",
802   []
803 >;
804
805 let DisableEncoding = "$exec" in {
806 def S_CBRANCH_EXECZ : SOPP <
807   0x00000008, (ins brtarget:$target, EXECReg:$exec),
808   "S_CBRANCH_EXECZ $target",
809   []
810 >;
811 def S_CBRANCH_EXECNZ : SOPP <
812   0x00000009, (ins brtarget:$target, EXECReg:$exec),
813   "S_CBRANCH_EXECNZ $target",
814   []
815 >;
816 } // End DisableEncoding = "$exec"
817
818
819 } // End isBranch = 1
820 } // End isTerminator = 1
821
822 let hasSideEffects = 1 in {
823 def S_BARRIER : SOPP <0x0000000a, (ins), "S_BARRIER",
824   [(int_AMDGPU_barrier_local)]
825 > {
826   let SIMM16 = 0;
827   let isBarrier = 1;
828   let hasCtrlDep = 1;
829   let mayLoad = 1;
830   let mayStore = 1;
831 }
832
833 def S_WAITCNT : SOPP <0x0000000c, (ins WAIT_FLAG:$simm16), "S_WAITCNT $simm16",
834   []
835 >;
836 //def S_SETHALT : SOPP_ <0x0000000d, "S_SETHALT", []>;
837 //def S_SLEEP : SOPP_ <0x0000000e, "S_SLEEP", []>;
838 //def S_SETPRIO : SOPP_ <0x0000000f, "S_SETPRIO", []>;
839
840 let Uses = [EXEC] in {
841   def S_SENDMSG : SOPP <0x00000010, (ins SendMsgImm:$simm16, M0Reg:$m0), "S_SENDMSG $simm16",
842       [(int_SI_sendmsg imm:$simm16, M0Reg:$m0)]
843   > {
844     let DisableEncoding = "$m0";
845   }
846 } // End Uses = [EXEC]
847
848 //def S_SENDMSGHALT : SOPP_ <0x00000011, "S_SENDMSGHALT", []>;
849 //def S_TRAP : SOPP_ <0x00000012, "S_TRAP", []>;
850 //def S_ICACHE_INV : SOPP_ <0x00000013, "S_ICACHE_INV", []>;
851 //def S_INCPERFLEVEL : SOPP_ <0x00000014, "S_INCPERFLEVEL", []>;
852 //def S_DECPERFLEVEL : SOPP_ <0x00000015, "S_DECPERFLEVEL", []>;
853 //def S_TTRACEDATA : SOPP_ <0x00000016, "S_TTRACEDATA", []>;
854 } // End hasSideEffects
855
856 def V_CNDMASK_B32_e32 : VOP2 <0x00000000, (outs VReg_32:$dst),
857   (ins VSrc_32:$src0, VReg_32:$src1, VCCReg:$vcc),
858   "V_CNDMASK_B32_e32 $dst, $src0, $src1, [$vcc]",
859   []
860 >{
861   let DisableEncoding = "$vcc";
862 }
863
864 def V_CNDMASK_B32_e64 : VOP3 <0x00000100, (outs VReg_32:$dst),
865   (ins VSrc_32:$src0, VSrc_32:$src1, SSrc_64:$src2,
866    InstFlag:$abs, InstFlag:$clamp, InstFlag:$omod, InstFlag:$neg),
867   "V_CNDMASK_B32_e64 $dst, $src0, $src1, $src2, $abs, $clamp, $omod, $neg",
868   [(set i32:$dst, (select i1:$src2, i32:$src1, i32:$src0))]
869 >;
870
871 //f32 pattern for V_CNDMASK_B32_e64
872 def : Pat <
873   (f32 (select i1:$src2, f32:$src1, f32:$src0)),
874   (V_CNDMASK_B32_e64 $src0, $src1, $src2)
875 >;
876
877 def : Pat <
878   (i32 (trunc i64:$val)),
879   (EXTRACT_SUBREG $val, sub0)
880 >;
881
882 //use two V_CNDMASK_B32_e64 instructions for f64
883 def : Pat <
884   (f64 (select i1:$src2, f64:$src1, f64:$src0)),
885   (INSERT_SUBREG (INSERT_SUBREG (f64 (IMPLICIT_DEF)),
886   (V_CNDMASK_B32_e64 (EXTRACT_SUBREG $src0, sub0),
887                      (EXTRACT_SUBREG $src1, sub0),
888                      $src2), sub0),
889   (V_CNDMASK_B32_e64 (EXTRACT_SUBREG $src0, sub1),
890                      (EXTRACT_SUBREG $src1, sub1),
891                      $src2), sub1)
892 >;
893
894 def V_READLANE_B32 : VOP2 <
895   0x00000001,
896   (outs SReg_32:$vdst),
897   (ins VReg_32:$src0, SSrc_32:$vsrc1),
898   "V_READLANE_B32 $vdst, $src0, $vsrc1",
899   []
900 >;
901
902 def V_WRITELANE_B32 : VOP2 <
903   0x00000002,
904   (outs VReg_32:$vdst),
905   (ins SReg_32:$src0, SSrc_32:$vsrc1),
906   "V_WRITELANE_B32 $vdst, $src0, $vsrc1",
907   []
908 >;
909
910 let isCommutable = 1 in {
911 defm V_ADD_F32 : VOP2_32 <0x00000003, "V_ADD_F32",
912   [(set f32:$dst, (fadd f32:$src0, f32:$src1))]
913 >;
914
915 defm V_SUB_F32 : VOP2_32 <0x00000004, "V_SUB_F32",
916   [(set f32:$dst, (fsub f32:$src0, f32:$src1))]
917 >;
918 defm V_SUBREV_F32 : VOP2_32 <0x00000005, "V_SUBREV_F32", [], "V_SUB_F32">;
919 } // End isCommutable = 1
920
921 defm V_MAC_LEGACY_F32 : VOP2_32 <0x00000006, "V_MAC_LEGACY_F32", []>;
922
923 let isCommutable = 1 in {
924
925 defm V_MUL_LEGACY_F32 : VOP2_32 <
926   0x00000007, "V_MUL_LEGACY_F32",
927   [(set f32:$dst, (int_AMDGPU_mul f32:$src0, f32:$src1))]
928 >;
929
930 defm V_MUL_F32 : VOP2_32 <0x00000008, "V_MUL_F32",
931   [(set f32:$dst, (fmul f32:$src0, f32:$src1))]
932 >;
933
934
935 defm V_MUL_I32_I24 : VOP2_32 <0x00000009, "V_MUL_I32_I24",
936   [(set i32:$dst, (mul I24:$src0, I24:$src1))]
937 >;
938 //defm V_MUL_HI_I32_I24 : VOP2_32 <0x0000000a, "V_MUL_HI_I32_I24", []>;
939 defm V_MUL_U32_U24 : VOP2_32 <0x0000000b, "V_MUL_U32_U24",
940   [(set i32:$dst, (mul U24:$src0, U24:$src1))]
941 >;
942 //defm V_MUL_HI_U32_U24 : VOP2_32 <0x0000000c, "V_MUL_HI_U32_U24", []>;
943
944
945 defm V_MIN_LEGACY_F32 : VOP2_32 <0x0000000d, "V_MIN_LEGACY_F32",
946   [(set f32:$dst, (AMDGPUfmin f32:$src0, f32:$src1))]
947 >;
948
949 defm V_MAX_LEGACY_F32 : VOP2_32 <0x0000000e, "V_MAX_LEGACY_F32",
950   [(set f32:$dst, (AMDGPUfmax f32:$src0, f32:$src1))]
951 >;
952
953 defm V_MIN_F32 : VOP2_32 <0x0000000f, "V_MIN_F32", []>;
954 defm V_MAX_F32 : VOP2_32 <0x00000010, "V_MAX_F32", []>;
955 defm V_MIN_I32 : VOP2_32 <0x00000011, "V_MIN_I32",
956   [(set i32:$dst, (AMDGPUsmin i32:$src0, i32:$src1))]
957 >;
958 defm V_MAX_I32 : VOP2_32 <0x00000012, "V_MAX_I32",
959   [(set i32:$dst, (AMDGPUsmax i32:$src0, i32:$src1))]
960 >;
961 defm V_MIN_U32 : VOP2_32 <0x00000013, "V_MIN_U32",
962   [(set i32:$dst, (AMDGPUumin i32:$src0, i32:$src1))]
963 >;
964 defm V_MAX_U32 : VOP2_32 <0x00000014, "V_MAX_U32",
965   [(set i32:$dst, (AMDGPUumax i32:$src0, i32:$src1))]
966 >;
967
968 defm V_LSHR_B32 : VOP2_32 <0x00000015, "V_LSHR_B32",
969   [(set i32:$dst, (srl i32:$src0, i32:$src1))]
970 >;
971 defm V_LSHRREV_B32 : VOP2_32 <0x00000016, "V_LSHRREV_B32", [], "V_LSHR_B32">;
972
973 defm V_ASHR_I32 : VOP2_32 <0x00000017, "V_ASHR_I32",
974   [(set i32:$dst, (sra i32:$src0, i32:$src1))]
975 >;
976 defm V_ASHRREV_I32 : VOP2_32 <0x00000018, "V_ASHRREV_I32", [], "V_ASHR_I32">;
977
978 let hasPostISelHook = 1 in {
979
980 defm V_LSHL_B32 : VOP2_32 <0x00000019, "V_LSHL_B32",
981   [(set i32:$dst, (shl i32:$src0, i32:$src1))]
982 >;
983
984 }
985 defm V_LSHLREV_B32 : VOP2_32 <0x0000001a, "V_LSHLREV_B32", [], "V_LSHL_B32">;
986
987 defm V_AND_B32 : VOP2_32 <0x0000001b, "V_AND_B32",
988   [(set i32:$dst, (and i32:$src0, i32:$src1))]
989 >;
990 defm V_OR_B32 : VOP2_32 <0x0000001c, "V_OR_B32",
991   [(set i32:$dst, (or i32:$src0, i32:$src1))]
992 >;
993 defm V_XOR_B32 : VOP2_32 <0x0000001d, "V_XOR_B32",
994   [(set i32:$dst, (xor i32:$src0, i32:$src1))]
995 >;
996
997 } // End isCommutable = 1
998
999 defm V_BFM_B32 : VOP2_32 <0x0000001e, "V_BFM_B32", []>;
1000 defm V_MAC_F32 : VOP2_32 <0x0000001f, "V_MAC_F32", []>;
1001 defm V_MADMK_F32 : VOP2_32 <0x00000020, "V_MADMK_F32", []>;
1002 defm V_MADAK_F32 : VOP2_32 <0x00000021, "V_MADAK_F32", []>;
1003 //defm V_BCNT_U32_B32 : VOP2_32 <0x00000022, "V_BCNT_U32_B32", []>;
1004 defm V_MBCNT_LO_U32_B32 : VOP2_32 <0x00000023, "V_MBCNT_LO_U32_B32", []>;
1005 defm V_MBCNT_HI_U32_B32 : VOP2_32 <0x00000024, "V_MBCNT_HI_U32_B32", []>;
1006
1007 let isCommutable = 1, Defs = [VCC] in { // Carry-out goes to VCC
1008 // No patterns so that the scalar instructions are always selected.
1009 // The scalar versions will be replaced with vector when needed later.
1010 defm V_ADD_I32 : VOP2b_32 <0x00000025, "V_ADD_I32", [], VSrc_32>;
1011 defm V_SUB_I32 : VOP2b_32 <0x00000026, "V_SUB_I32", [], VSrc_32>;
1012 defm V_SUBREV_I32 : VOP2b_32 <0x00000027, "V_SUBREV_I32", [], VSrc_32,
1013                               "V_SUB_I32">;
1014
1015 let Uses = [VCC] in { // Carry-in comes from VCC
1016 defm V_ADDC_U32 : VOP2b_32 <0x00000028, "V_ADDC_U32", [], VReg_32>;
1017 defm V_SUBB_U32 : VOP2b_32 <0x00000029, "V_SUBB_U32", [], VReg_32>;
1018 defm V_SUBBREV_U32 : VOP2b_32 <0x0000002a, "V_SUBBREV_U32", [], VReg_32,
1019                                "V_SUBB_U32">;
1020 } // End Uses = [VCC]
1021 } // End isCommutable = 1, Defs = [VCC]
1022
1023 defm V_LDEXP_F32 : VOP2_32 <0x0000002b, "V_LDEXP_F32", []>;
1024 ////def V_CVT_PKACCUM_U8_F32 : VOP2_U8 <0x0000002c, "V_CVT_PKACCUM_U8_F32", []>;
1025 ////def V_CVT_PKNORM_I16_F32 : VOP2_I16 <0x0000002d, "V_CVT_PKNORM_I16_F32", []>;
1026 ////def V_CVT_PKNORM_U16_F32 : VOP2_U16 <0x0000002e, "V_CVT_PKNORM_U16_F32", []>;
1027 defm V_CVT_PKRTZ_F16_F32 : VOP2_32 <0x0000002f, "V_CVT_PKRTZ_F16_F32",
1028  [(set i32:$dst, (int_SI_packf16 f32:$src0, f32:$src1))]
1029 >;
1030 ////def V_CVT_PK_U16_U32 : VOP2_U16 <0x00000030, "V_CVT_PK_U16_U32", []>;
1031 ////def V_CVT_PK_I16_I32 : VOP2_I16 <0x00000031, "V_CVT_PK_I16_I32", []>;
1032 def S_CMP_EQ_I32 : SOPC_32 <0x00000000, "S_CMP_EQ_I32", []>;
1033 def S_CMP_LG_I32 : SOPC_32 <0x00000001, "S_CMP_LG_I32", []>;
1034 def S_CMP_GT_I32 : SOPC_32 <0x00000002, "S_CMP_GT_I32", []>;
1035 def S_CMP_GE_I32 : SOPC_32 <0x00000003, "S_CMP_GE_I32", []>;
1036 def S_CMP_LT_I32 : SOPC_32 <0x00000004, "S_CMP_LT_I32", []>;
1037 def S_CMP_LE_I32 : SOPC_32 <0x00000005, "S_CMP_LE_I32", []>;
1038 def S_CMP_EQ_U32 : SOPC_32 <0x00000006, "S_CMP_EQ_U32", []>;
1039 def S_CMP_LG_U32 : SOPC_32 <0x00000007, "S_CMP_LG_U32", []>;
1040 def S_CMP_GT_U32 : SOPC_32 <0x00000008, "S_CMP_GT_U32", []>;
1041 def S_CMP_GE_U32 : SOPC_32 <0x00000009, "S_CMP_GE_U32", []>;
1042 def S_CMP_LT_U32 : SOPC_32 <0x0000000a, "S_CMP_LT_U32", []>;
1043 def S_CMP_LE_U32 : SOPC_32 <0x0000000b, "S_CMP_LE_U32", []>;
1044 ////def S_BITCMP0_B32 : SOPC_BITCMP0 <0x0000000c, "S_BITCMP0_B32", []>;
1045 ////def S_BITCMP1_B32 : SOPC_BITCMP1 <0x0000000d, "S_BITCMP1_B32", []>;
1046 ////def S_BITCMP0_B64 : SOPC_BITCMP0 <0x0000000e, "S_BITCMP0_B64", []>;
1047 ////def S_BITCMP1_B64 : SOPC_BITCMP1 <0x0000000f, "S_BITCMP1_B64", []>;
1048 //def S_SETVSKIP : SOPC_ <0x00000010, "S_SETVSKIP", []>;
1049
1050 let neverHasSideEffects = 1 in {
1051
1052 def V_MAD_LEGACY_F32 : VOP3_32 <0x00000140, "V_MAD_LEGACY_F32", []>;
1053 def V_MAD_F32 : VOP3_32 <0x00000141, "V_MAD_F32", []>;
1054 def V_MAD_I32_I24 : VOP3_32 <0x00000142, "V_MAD_I32_I24",
1055   [(set i32:$dst, (add (mul I24:$src0, I24:$src1), i32:$src2))]
1056 >;
1057 def V_MAD_U32_U24 : VOP3_32 <0x00000143, "V_MAD_U32_U24",
1058   [(set i32:$dst, (add (mul U24:$src0, U24:$src1), i32:$src2))]
1059 >;
1060
1061 } // End neverHasSideEffects
1062 def V_CUBEID_F32 : VOP3_32 <0x00000144, "V_CUBEID_F32", []>;
1063 def V_CUBESC_F32 : VOP3_32 <0x00000145, "V_CUBESC_F32", []>;
1064 def V_CUBETC_F32 : VOP3_32 <0x00000146, "V_CUBETC_F32", []>;
1065 def V_CUBEMA_F32 : VOP3_32 <0x00000147, "V_CUBEMA_F32", []>;
1066 def V_BFE_U32 : VOP3_32 <0x00000148, "V_BFE_U32", []>;
1067 def V_BFE_I32 : VOP3_32 <0x00000149, "V_BFE_I32", []>;
1068 def V_BFI_B32 : VOP3_32 <0x0000014a, "V_BFI_B32", []>;
1069 defm : BFIPatterns <V_BFI_B32>;
1070 def V_FMA_F32 : VOP3_32 <0x0000014b, "V_FMA_F32",
1071   [(set f32:$dst, (fma f32:$src0, f32:$src1, f32:$src2))]
1072 >;
1073 def V_FMA_F64 : VOP3_64 <0x0000014c, "V_FMA_F64",
1074   [(set f64:$dst, (fma f64:$src0, f64:$src1, f64:$src2))]
1075 >;
1076 //def V_LERP_U8 : VOP3_U8 <0x0000014d, "V_LERP_U8", []>;
1077 def V_ALIGNBIT_B32 : VOP3_32 <0x0000014e, "V_ALIGNBIT_B32", []>;
1078 def : ROTRPattern <V_ALIGNBIT_B32>;
1079
1080 def V_ALIGNBYTE_B32 : VOP3_32 <0x0000014f, "V_ALIGNBYTE_B32", []>;
1081 def V_MULLIT_F32 : VOP3_32 <0x00000150, "V_MULLIT_F32", []>;
1082 ////def V_MIN3_F32 : VOP3_MIN3 <0x00000151, "V_MIN3_F32", []>;
1083 ////def V_MIN3_I32 : VOP3_MIN3 <0x00000152, "V_MIN3_I32", []>;
1084 ////def V_MIN3_U32 : VOP3_MIN3 <0x00000153, "V_MIN3_U32", []>;
1085 ////def V_MAX3_F32 : VOP3_MAX3 <0x00000154, "V_MAX3_F32", []>;
1086 ////def V_MAX3_I32 : VOP3_MAX3 <0x00000155, "V_MAX3_I32", []>;
1087 ////def V_MAX3_U32 : VOP3_MAX3 <0x00000156, "V_MAX3_U32", []>;
1088 ////def V_MED3_F32 : VOP3_MED3 <0x00000157, "V_MED3_F32", []>;
1089 ////def V_MED3_I32 : VOP3_MED3 <0x00000158, "V_MED3_I32", []>;
1090 ////def V_MED3_U32 : VOP3_MED3 <0x00000159, "V_MED3_U32", []>;
1091 //def V_SAD_U8 : VOP3_U8 <0x0000015a, "V_SAD_U8", []>;
1092 //def V_SAD_HI_U8 : VOP3_U8 <0x0000015b, "V_SAD_HI_U8", []>;
1093 //def V_SAD_U16 : VOP3_U16 <0x0000015c, "V_SAD_U16", []>;
1094 def V_SAD_U32 : VOP3_32 <0x0000015d, "V_SAD_U32", []>;
1095 ////def V_CVT_PK_U8_F32 : VOP3_U8 <0x0000015e, "V_CVT_PK_U8_F32", []>;
1096 def V_DIV_FIXUP_F32 : VOP3_32 <0x0000015f, "V_DIV_FIXUP_F32", []>;
1097 def V_DIV_FIXUP_F64 : VOP3_64 <0x00000160, "V_DIV_FIXUP_F64", []>;
1098
1099 def V_LSHL_B64 : VOP3_64_Shift <0x00000161, "V_LSHL_B64",
1100   [(set i64:$dst, (shl i64:$src0, i32:$src1))]
1101 >;
1102 def V_LSHR_B64 : VOP3_64_Shift <0x00000162, "V_LSHR_B64",
1103   [(set i64:$dst, (srl i64:$src0, i32:$src1))]
1104 >;
1105 def V_ASHR_I64 : VOP3_64_Shift <0x00000163, "V_ASHR_I64",
1106   [(set i64:$dst, (sra i64:$src0, i32:$src1))]
1107 >;
1108
1109 let isCommutable = 1 in {
1110
1111 def V_ADD_F64 : VOP3_64 <0x00000164, "V_ADD_F64", []>;
1112 def V_MUL_F64 : VOP3_64 <0x00000165, "V_MUL_F64", []>;
1113 def V_MIN_F64 : VOP3_64 <0x00000166, "V_MIN_F64", []>;
1114 def V_MAX_F64 : VOP3_64 <0x00000167, "V_MAX_F64", []>;
1115
1116 } // isCommutable = 1
1117
1118 def : Pat <
1119   (fadd f64:$src0, f64:$src1),
1120   (V_ADD_F64 $src0, $src1, (i64 0))
1121 >;
1122
1123 def : Pat <
1124   (fmul f64:$src0, f64:$src1),
1125   (V_MUL_F64 $src0, $src1, (i64 0))
1126 >;
1127
1128 def V_LDEXP_F64 : VOP3_64 <0x00000168, "V_LDEXP_F64", []>;
1129
1130 let isCommutable = 1 in {
1131
1132 def V_MUL_LO_U32 : VOP3_32 <0x00000169, "V_MUL_LO_U32", []>;
1133 def V_MUL_HI_U32 : VOP3_32 <0x0000016a, "V_MUL_HI_U32", []>;
1134 def V_MUL_LO_I32 : VOP3_32 <0x0000016b, "V_MUL_LO_I32", []>;
1135 def V_MUL_HI_I32 : VOP3_32 <0x0000016c, "V_MUL_HI_I32", []>;
1136
1137 } // isCommutable = 1
1138
1139 def : Pat <
1140   (mul i32:$src0, i32:$src1),
1141   (V_MUL_LO_I32 $src0, $src1, (i32 0))
1142 >;
1143
1144 def : Pat <
1145   (mulhu i32:$src0, i32:$src1),
1146   (V_MUL_HI_U32 $src0, $src1, (i32 0))
1147 >;
1148
1149 def : Pat <
1150   (mulhs i32:$src0, i32:$src1),
1151   (V_MUL_HI_I32 $src0, $src1, (i32 0))
1152 >;
1153
1154 def V_DIV_SCALE_F32 : VOP3_32 <0x0000016d, "V_DIV_SCALE_F32", []>;
1155 def V_DIV_SCALE_F64 : VOP3_64 <0x0000016e, "V_DIV_SCALE_F64", []>;
1156 def V_DIV_FMAS_F32 : VOP3_32 <0x0000016f, "V_DIV_FMAS_F32", []>;
1157 def V_DIV_FMAS_F64 : VOP3_64 <0x00000170, "V_DIV_FMAS_F64", []>;
1158 //def V_MSAD_U8 : VOP3_U8 <0x00000171, "V_MSAD_U8", []>;
1159 //def V_QSAD_U8 : VOP3_U8 <0x00000172, "V_QSAD_U8", []>;
1160 //def V_MQSAD_U8 : VOP3_U8 <0x00000173, "V_MQSAD_U8", []>;
1161 def V_TRIG_PREOP_F64 : VOP3_64 <0x00000174, "V_TRIG_PREOP_F64", []>;
1162
1163 let Defs = [SCC] in { // Carry out goes to SCC
1164 let isCommutable = 1 in {
1165 def S_ADD_U32 : SOP2_32 <0x00000000, "S_ADD_U32", []>;
1166 def S_ADD_I32 : SOP2_32 <0x00000002, "S_ADD_I32",
1167   [(set i32:$dst, (add SSrc_32:$src0, SSrc_32:$src1))]
1168 >;
1169 } // End isCommutable = 1
1170
1171 def S_SUB_U32 : SOP2_32 <0x00000001, "S_SUB_U32", []>;
1172 def S_SUB_I32 : SOP2_32 <0x00000003, "S_SUB_I32",
1173   [(set i32:$dst, (sub SSrc_32:$src0, SSrc_32:$src1))]
1174 >;
1175
1176 let Uses = [SCC] in { // Carry in comes from SCC
1177 let isCommutable = 1 in {
1178 def S_ADDC_U32 : SOP2_32 <0x00000004, "S_ADDC_U32",
1179   [(set i32:$dst, (adde (i32 SSrc_32:$src0), (i32 SSrc_32:$src1)))]>;
1180 } // End isCommutable = 1
1181
1182 def S_SUBB_U32 : SOP2_32 <0x00000005, "S_SUBB_U32",
1183   [(set i32:$dst, (sube (i32 SSrc_32:$src0), (i32 SSrc_32:$src1)))]>;
1184 } // End Uses = [SCC]
1185 } // End Defs = [SCC]
1186
1187 def S_MIN_I32 : SOP2_32 <0x00000006, "S_MIN_I32", []>;
1188 def S_MIN_U32 : SOP2_32 <0x00000007, "S_MIN_U32", []>;
1189 def S_MAX_I32 : SOP2_32 <0x00000008, "S_MAX_I32", []>;
1190 def S_MAX_U32 : SOP2_32 <0x00000009, "S_MAX_U32", []>;
1191
1192 def S_CSELECT_B32 : SOP2 <
1193   0x0000000a, (outs SReg_32:$dst),
1194   (ins SReg_32:$src0, SReg_32:$src1, SCCReg:$scc), "S_CSELECT_B32",
1195   []
1196 >;
1197
1198 def S_CSELECT_B64 : SOP2_64 <0x0000000b, "S_CSELECT_B64", []>;
1199
1200 def S_AND_B32 : SOP2_32 <0x0000000e, "S_AND_B32", []>;
1201
1202 def S_AND_B64 : SOP2_64 <0x0000000f, "S_AND_B64",
1203   [(set i64:$dst, (and i64:$src0, i64:$src1))]
1204 >;
1205
1206 def : Pat <
1207   (i1 (and i1:$src0, i1:$src1)),
1208   (S_AND_B64 $src0, $src1)
1209 >;
1210
1211 def S_OR_B32 : SOP2_32 <0x00000010, "S_OR_B32", []>;
1212 def S_OR_B64 : SOP2_64 <0x00000011, "S_OR_B64", []>;
1213 def : Pat <
1214   (i1 (or i1:$src0, i1:$src1)),
1215   (S_OR_B64 $src0, $src1)
1216 >;
1217 def S_XOR_B32 : SOP2_32 <0x00000012, "S_XOR_B32", []>;
1218 def S_XOR_B64 : SOP2_64 <0x00000013, "S_XOR_B64",
1219   [(set i1:$dst, (xor i1:$src0, i1:$src1))]
1220 >;
1221 def S_ANDN2_B32 : SOP2_32 <0x00000014, "S_ANDN2_B32", []>;
1222 def S_ANDN2_B64 : SOP2_64 <0x00000015, "S_ANDN2_B64", []>;
1223 def S_ORN2_B32 : SOP2_32 <0x00000016, "S_ORN2_B32", []>;
1224 def S_ORN2_B64 : SOP2_64 <0x00000017, "S_ORN2_B64", []>;
1225 def S_NAND_B32 : SOP2_32 <0x00000018, "S_NAND_B32", []>;
1226 def S_NAND_B64 : SOP2_64 <0x00000019, "S_NAND_B64", []>;
1227 def S_NOR_B32 : SOP2_32 <0x0000001a, "S_NOR_B32", []>;
1228 def S_NOR_B64 : SOP2_64 <0x0000001b, "S_NOR_B64", []>;
1229 def S_XNOR_B32 : SOP2_32 <0x0000001c, "S_XNOR_B32", []>;
1230 def S_XNOR_B64 : SOP2_64 <0x0000001d, "S_XNOR_B64", []>;
1231
1232 // Use added complexity so these patterns are preferred to the VALU patterns.
1233 let AddedComplexity = 1 in {
1234
1235 def S_LSHL_B32 : SOP2_32 <0x0000001e, "S_LSHL_B32",
1236   [(set i32:$dst, (shl i32:$src0, i32:$src1))]
1237 >;
1238 def S_LSHL_B64 : SOP2_SHIFT_64 <0x0000001f, "S_LSHL_B64",
1239   [(set i64:$dst, (shl i64:$src0, i32:$src1))]
1240 >;
1241 def S_LSHR_B32 : SOP2_32 <0x00000020, "S_LSHR_B32",
1242   [(set i32:$dst, (srl i32:$src0, i32:$src1))]
1243 >;
1244 def S_LSHR_B64 : SOP2_SHIFT_64 <0x00000021, "S_LSHR_B64",
1245   [(set i64:$dst, (srl i64:$src0, i32:$src1))]
1246 >;
1247 def S_ASHR_I32 : SOP2_32 <0x00000022, "S_ASHR_I32",
1248   [(set i32:$dst, (sra i32:$src0, i32:$src1))]
1249 >;
1250 def S_ASHR_I64 : SOP2_SHIFT_64 <0x00000023, "S_ASHR_I64",
1251   [(set i64:$dst, (sra i64:$src0, i32:$src1))]
1252 >;
1253
1254 } // End AddedComplexity = 1
1255
1256 def S_BFM_B32 : SOP2_32 <0x00000024, "S_BFM_B32", []>;
1257 def S_BFM_B64 : SOP2_64 <0x00000025, "S_BFM_B64", []>;
1258 def S_MUL_I32 : SOP2_32 <0x00000026, "S_MUL_I32", []>;
1259 def S_BFE_U32 : SOP2_32 <0x00000027, "S_BFE_U32", []>;
1260 def S_BFE_I32 : SOP2_32 <0x00000028, "S_BFE_I32", []>;
1261 def S_BFE_U64 : SOP2_64 <0x00000029, "S_BFE_U64", []>;
1262 def S_BFE_I64 : SOP2_64 <0x0000002a, "S_BFE_I64", []>;
1263 //def S_CBRANCH_G_FORK : SOP2_ <0x0000002b, "S_CBRANCH_G_FORK", []>;
1264 def S_ABSDIFF_I32 : SOP2_32 <0x0000002c, "S_ABSDIFF_I32", []>;
1265
1266 let isCodeGenOnly = 1, isPseudo = 1 in {
1267
1268 def LOAD_CONST : AMDGPUShaderInst <
1269   (outs GPRF32:$dst),
1270   (ins i32imm:$src),
1271   "LOAD_CONST $dst, $src",
1272   [(set GPRF32:$dst, (int_AMDGPU_load_const imm:$src))]
1273 >;
1274
1275 // SI pseudo instructions. These are used by the CFG structurizer pass
1276 // and should be lowered to ISA instructions prior to codegen.
1277
1278 let mayLoad = 1, mayStore = 1, hasSideEffects = 1,
1279     Uses = [EXEC], Defs = [EXEC] in {
1280
1281 let isBranch = 1, isTerminator = 1 in {
1282
1283 def SI_IF : InstSI <
1284   (outs SReg_64:$dst),
1285   (ins SReg_64:$vcc, brtarget:$target),
1286   "SI_IF $dst, $vcc, $target",
1287   [(set i64:$dst, (int_SI_if i1:$vcc, bb:$target))]
1288 >;
1289
1290 def SI_ELSE : InstSI <
1291   (outs SReg_64:$dst),
1292   (ins SReg_64:$src, brtarget:$target),
1293   "SI_ELSE $dst, $src, $target",
1294   [(set i64:$dst, (int_SI_else i64:$src, bb:$target))]> {
1295
1296   let Constraints = "$src = $dst";
1297 }
1298
1299 def SI_LOOP : InstSI <
1300   (outs),
1301   (ins SReg_64:$saved, brtarget:$target),
1302   "SI_LOOP $saved, $target",
1303   [(int_SI_loop i64:$saved, bb:$target)]
1304 >;
1305
1306 } // end isBranch = 1, isTerminator = 1
1307
1308 def SI_BREAK : InstSI <
1309   (outs SReg_64:$dst),
1310   (ins SReg_64:$src),
1311   "SI_ELSE $dst, $src",
1312   [(set i64:$dst, (int_SI_break i64:$src))]
1313 >;
1314
1315 def SI_IF_BREAK : InstSI <
1316   (outs SReg_64:$dst),
1317   (ins SReg_64:$vcc, SReg_64:$src),
1318   "SI_IF_BREAK $dst, $vcc, $src",
1319   [(set i64:$dst, (int_SI_if_break i1:$vcc, i64:$src))]
1320 >;
1321
1322 def SI_ELSE_BREAK : InstSI <
1323   (outs SReg_64:$dst),
1324   (ins SReg_64:$src0, SReg_64:$src1),
1325   "SI_ELSE_BREAK $dst, $src0, $src1",
1326   [(set i64:$dst, (int_SI_else_break i64:$src0, i64:$src1))]
1327 >;
1328
1329 def SI_END_CF : InstSI <
1330   (outs),
1331   (ins SReg_64:$saved),
1332   "SI_END_CF $saved",
1333   [(int_SI_end_cf i64:$saved)]
1334 >;
1335
1336 def SI_KILL : InstSI <
1337   (outs),
1338   (ins VSrc_32:$src),
1339   "SI_KILL $src",
1340   [(int_AMDGPU_kill f32:$src)]
1341 >;
1342
1343 } // end mayLoad = 1, mayStore = 1, hasSideEffects = 1
1344   // Uses = [EXEC], Defs = [EXEC]
1345
1346 let Uses = [EXEC], Defs = [EXEC,VCC,M0] in {
1347
1348 //defm SI_ : RegisterLoadStore <VReg_32, FRAMEri, ADDRIndirect>;
1349
1350 let UseNamedOperandTable = 1 in {
1351
1352 def SI_RegisterLoad : AMDGPUShaderInst <
1353   (outs VReg_32:$dst, SReg_64:$temp),
1354   (ins FRAMEri32:$addr, i32imm:$chan),
1355   "", []
1356 > {
1357   let isRegisterLoad = 1;
1358   let mayLoad = 1;
1359 }
1360
1361 class SIRegStore<dag outs> : AMDGPUShaderInst <
1362   outs,
1363   (ins VReg_32:$val, FRAMEri32:$addr, i32imm:$chan),
1364   "", []
1365 > {
1366   let isRegisterStore = 1;
1367   let mayStore = 1;
1368 }
1369
1370 let usesCustomInserter = 1 in {
1371 def SI_RegisterStorePseudo : SIRegStore<(outs)>;
1372 } // End usesCustomInserter = 1
1373 def SI_RegisterStore : SIRegStore<(outs SReg_64:$temp)>;
1374
1375
1376 } // End UseNamedOperandTable = 1
1377
1378 def SI_INDIRECT_SRC : InstSI <
1379   (outs VReg_32:$dst, SReg_64:$temp),
1380   (ins unknown:$src, VSrc_32:$idx, i32imm:$off),
1381   "SI_INDIRECT_SRC $dst, $temp, $src, $idx, $off",
1382   []
1383 >;
1384
1385 class SI_INDIRECT_DST<RegisterClass rc> : InstSI <
1386   (outs rc:$dst, SReg_64:$temp),
1387   (ins unknown:$src, VSrc_32:$idx, i32imm:$off, VReg_32:$val),
1388   "SI_INDIRECT_DST $dst, $temp, $src, $idx, $off, $val",
1389   []
1390 > {
1391   let Constraints = "$src = $dst";
1392 }
1393
1394 def SI_INDIRECT_DST_V1 : SI_INDIRECT_DST<VReg_32>;
1395 def SI_INDIRECT_DST_V2 : SI_INDIRECT_DST<VReg_64>;
1396 def SI_INDIRECT_DST_V4 : SI_INDIRECT_DST<VReg_128>;
1397 def SI_INDIRECT_DST_V8 : SI_INDIRECT_DST<VReg_256>;
1398 def SI_INDIRECT_DST_V16 : SI_INDIRECT_DST<VReg_512>;
1399
1400 } // Uses = [EXEC,VCC,M0], Defs = [EXEC,VCC,M0]
1401
1402 let usesCustomInserter = 1 in {
1403
1404 // This pseudo instruction takes a pointer as input and outputs a resource
1405 // constant that can be used with the ADDR64 MUBUF instructions.
1406 def SI_ADDR64_RSRC : InstSI <
1407   (outs SReg_128:$srsrc),
1408   (ins SReg_64:$ptr),
1409   "", []
1410 >;
1411
1412 def V_SUB_F64 : InstSI <
1413   (outs VReg_64:$dst),
1414   (ins VReg_64:$src0, VReg_64:$src1),
1415   "V_SUB_F64 $dst, $src0, $src1",
1416   []
1417 >;
1418
1419 } // end usesCustomInserter
1420
1421 } // end IsCodeGenOnly, isPseudo
1422
1423 def : Pat<
1424   (int_AMDGPU_cndlt f32:$src0, f32:$src1, f32:$src2),
1425   (V_CNDMASK_B32_e64 $src2, $src1, (V_CMP_GT_F32_e64 0, $src0))
1426 >;
1427
1428 def : Pat <
1429   (int_AMDGPU_kilp),
1430   (SI_KILL 0xbf800000)
1431 >;
1432
1433 /* int_SI_vs_load_input */
1434 def : Pat<
1435   (SIload_input i128:$tlst, IMM12bit:$attr_offset, i32:$buf_idx_vgpr),
1436   (BUFFER_LOAD_FORMAT_XYZW_IDXEN $tlst, $buf_idx_vgpr, imm:$attr_offset, 0, 0, 0, 0)
1437 >;
1438
1439 /* int_SI_export */
1440 def : Pat <
1441   (int_SI_export imm:$en, imm:$vm, imm:$done, imm:$tgt, imm:$compr,
1442                  f32:$src0, f32:$src1, f32:$src2, f32:$src3),
1443   (EXP imm:$en, imm:$tgt, imm:$compr, imm:$done, imm:$vm,
1444        $src0, $src1, $src2, $src3)
1445 >;
1446
1447 def : Pat <
1448   (f64 (fsub f64:$src0, f64:$src1)),
1449   (V_SUB_F64 $src0, $src1)
1450 >;
1451
1452 /********** ======================= **********/
1453 /********** Image sampling patterns **********/
1454 /********** ======================= **********/
1455
1456 /* SIsample for simple 1D texture lookup */
1457 def : Pat <
1458   (SIsample i32:$addr, v32i8:$rsrc, i128:$sampler, imm),
1459   (IMAGE_SAMPLE_V4_V1 0xf, 0, 0, 0, 0, 0, 0, 0, $addr, $rsrc, $sampler)
1460 >;
1461
1462 class SamplePattern<SDNode name, MIMG opcode, ValueType vt> : Pat <
1463     (name vt:$addr, v32i8:$rsrc, i128:$sampler, imm),
1464     (opcode 0xf, 0, 0, 0, 0, 0, 0, 0, $addr, $rsrc, $sampler)
1465 >;
1466
1467 class SampleRectPattern<SDNode name, MIMG opcode, ValueType vt> : Pat <
1468     (name vt:$addr, v32i8:$rsrc, i128:$sampler, TEX_RECT),
1469     (opcode 0xf, 1, 0, 0, 0, 0, 0, 0, $addr, $rsrc, $sampler)
1470 >;
1471
1472 class SampleArrayPattern<SDNode name, MIMG opcode, ValueType vt> : Pat <
1473     (name vt:$addr, v32i8:$rsrc, i128:$sampler, TEX_ARRAY),
1474     (opcode 0xf, 0, 0, 1, 0, 0, 0, 0, $addr, $rsrc, $sampler)
1475 >;
1476
1477 class SampleShadowPattern<SDNode name, MIMG opcode,
1478                           ValueType vt> : Pat <
1479     (name vt:$addr, v32i8:$rsrc, i128:$sampler, TEX_SHADOW),
1480     (opcode 0xf, 0, 0, 0, 0, 0, 0, 0, $addr, $rsrc, $sampler)
1481 >;
1482
1483 class SampleShadowArrayPattern<SDNode name, MIMG opcode,
1484                                ValueType vt> : Pat <
1485     (name vt:$addr, v32i8:$rsrc, i128:$sampler, TEX_SHADOW_ARRAY),
1486     (opcode 0xf, 0, 0, 1, 0, 0, 0, 0, $addr, $rsrc, $sampler)
1487 >;
1488
1489 /* SIsample* for texture lookups consuming more address parameters */
1490 multiclass SamplePatterns<MIMG sample, MIMG sample_c, MIMG sample_l,
1491                           MIMG sample_c_l, MIMG sample_b, MIMG sample_c_b,
1492 MIMG sample_d, MIMG sample_c_d, ValueType addr_type> {
1493   def : SamplePattern <SIsample, sample, addr_type>;
1494   def : SampleRectPattern <SIsample, sample, addr_type>;
1495   def : SampleArrayPattern <SIsample, sample, addr_type>;
1496   def : SampleShadowPattern <SIsample, sample_c, addr_type>;
1497   def : SampleShadowArrayPattern <SIsample, sample_c, addr_type>;
1498
1499   def : SamplePattern <SIsamplel, sample_l, addr_type>;
1500   def : SampleArrayPattern <SIsamplel, sample_l, addr_type>;
1501   def : SampleShadowPattern <SIsamplel, sample_c_l, addr_type>;
1502   def : SampleShadowArrayPattern <SIsamplel, sample_c_l, addr_type>;
1503
1504   def : SamplePattern <SIsampleb, sample_b, addr_type>;
1505   def : SampleArrayPattern <SIsampleb, sample_b, addr_type>;
1506   def : SampleShadowPattern <SIsampleb, sample_c_b, addr_type>;
1507   def : SampleShadowArrayPattern <SIsampleb, sample_c_b, addr_type>;
1508
1509   def : SamplePattern <SIsampled, sample_d, addr_type>;
1510   def : SampleArrayPattern <SIsampled, sample_d, addr_type>;
1511   def : SampleShadowPattern <SIsampled, sample_c_d, addr_type>;
1512   def : SampleShadowArrayPattern <SIsampled, sample_c_d, addr_type>;
1513 }
1514
1515 defm : SamplePatterns<IMAGE_SAMPLE_V4_V2, IMAGE_SAMPLE_C_V4_V2,
1516                       IMAGE_SAMPLE_L_V4_V2, IMAGE_SAMPLE_C_L_V4_V2,
1517                       IMAGE_SAMPLE_B_V4_V2, IMAGE_SAMPLE_C_B_V4_V2,
1518                       IMAGE_SAMPLE_D_V4_V2, IMAGE_SAMPLE_C_D_V4_V2,
1519                       v2i32>;
1520 defm : SamplePatterns<IMAGE_SAMPLE_V4_V4, IMAGE_SAMPLE_C_V4_V4,
1521                       IMAGE_SAMPLE_L_V4_V4, IMAGE_SAMPLE_C_L_V4_V4,
1522                       IMAGE_SAMPLE_B_V4_V4, IMAGE_SAMPLE_C_B_V4_V4,
1523                       IMAGE_SAMPLE_D_V4_V4, IMAGE_SAMPLE_C_D_V4_V4,
1524                       v4i32>;
1525 defm : SamplePatterns<IMAGE_SAMPLE_V4_V8, IMAGE_SAMPLE_C_V4_V8,
1526                       IMAGE_SAMPLE_L_V4_V8, IMAGE_SAMPLE_C_L_V4_V8,
1527                       IMAGE_SAMPLE_B_V4_V8, IMAGE_SAMPLE_C_B_V4_V8,
1528                       IMAGE_SAMPLE_D_V4_V8, IMAGE_SAMPLE_C_D_V4_V8,
1529                       v8i32>;
1530 defm : SamplePatterns<IMAGE_SAMPLE_V4_V16, IMAGE_SAMPLE_C_V4_V16,
1531                       IMAGE_SAMPLE_L_V4_V16, IMAGE_SAMPLE_C_L_V4_V16,
1532                       IMAGE_SAMPLE_B_V4_V16, IMAGE_SAMPLE_C_B_V4_V16,
1533                       IMAGE_SAMPLE_D_V4_V16, IMAGE_SAMPLE_C_D_V4_V16,
1534                       v16i32>;
1535
1536 /* int_SI_imageload for texture fetches consuming varying address parameters */
1537 class ImageLoadPattern<Intrinsic name, MIMG opcode, ValueType addr_type> : Pat <
1538     (name addr_type:$addr, v32i8:$rsrc, imm),
1539     (opcode 0xf, 0, 0, 0, 0, 0, 0, 0, $addr, $rsrc)
1540 >;
1541
1542 class ImageLoadArrayPattern<Intrinsic name, MIMG opcode, ValueType addr_type> : Pat <
1543     (name addr_type:$addr, v32i8:$rsrc, TEX_ARRAY),
1544     (opcode 0xf, 0, 0, 1, 0, 0, 0, 0, $addr, $rsrc)
1545 >;
1546
1547 class ImageLoadMSAAPattern<Intrinsic name, MIMG opcode, ValueType addr_type> : Pat <
1548     (name addr_type:$addr, v32i8:$rsrc, TEX_MSAA),
1549     (opcode 0xf, 0, 0, 0, 0, 0, 0, 0, $addr, $rsrc)
1550 >;
1551
1552 class ImageLoadArrayMSAAPattern<Intrinsic name, MIMG opcode, ValueType addr_type> : Pat <
1553     (name addr_type:$addr, v32i8:$rsrc, TEX_ARRAY_MSAA),
1554     (opcode 0xf, 0, 0, 1, 0, 0, 0, 0, $addr, $rsrc)
1555 >;
1556
1557 multiclass ImageLoadPatterns<MIMG opcode, ValueType addr_type> {
1558   def : ImageLoadPattern <int_SI_imageload, opcode, addr_type>;
1559   def : ImageLoadArrayPattern <int_SI_imageload, opcode, addr_type>;
1560 }
1561
1562 multiclass ImageLoadMSAAPatterns<MIMG opcode, ValueType addr_type> {
1563   def : ImageLoadMSAAPattern <int_SI_imageload, opcode, addr_type>;
1564   def : ImageLoadArrayMSAAPattern <int_SI_imageload, opcode, addr_type>;
1565 }
1566
1567 defm : ImageLoadPatterns<IMAGE_LOAD_MIP_V4_V2, v2i32>;
1568 defm : ImageLoadPatterns<IMAGE_LOAD_MIP_V4_V4, v4i32>;
1569
1570 defm : ImageLoadMSAAPatterns<IMAGE_LOAD_V4_V2, v2i32>;
1571 defm : ImageLoadMSAAPatterns<IMAGE_LOAD_V4_V4, v4i32>;
1572
1573 /* Image resource information */
1574 def : Pat <
1575   (int_SI_resinfo i32:$mipid, v32i8:$rsrc, imm),
1576   (IMAGE_GET_RESINFO_V4_V1 0xf, 0, 0, 0, 0, 0, 0, 0, (V_MOV_B32_e32 $mipid), $rsrc)
1577 >;
1578
1579 def : Pat <
1580   (int_SI_resinfo i32:$mipid, v32i8:$rsrc, TEX_ARRAY),
1581   (IMAGE_GET_RESINFO_V4_V1 0xf, 0, 0, 1, 0, 0, 0, 0, (V_MOV_B32_e32 $mipid), $rsrc)
1582 >;
1583
1584 def : Pat <
1585   (int_SI_resinfo i32:$mipid, v32i8:$rsrc, TEX_ARRAY_MSAA),
1586   (IMAGE_GET_RESINFO_V4_V1 0xf, 0, 0, 1, 0, 0, 0, 0, (V_MOV_B32_e32 $mipid), $rsrc)
1587 >;
1588
1589 /********** ============================================ **********/
1590 /********** Extraction, Insertion, Building and Casting  **********/
1591 /********** ============================================ **********/
1592
1593 foreach Index = 0-2 in {
1594   def Extract_Element_v2i32_#Index : Extract_Element <
1595     i32, v2i32, Index, !cast<SubRegIndex>(sub#Index)
1596   >;
1597   def Insert_Element_v2i32_#Index : Insert_Element <
1598     i32, v2i32, Index, !cast<SubRegIndex>(sub#Index)
1599   >;
1600
1601   def Extract_Element_v2f32_#Index : Extract_Element <
1602     f32, v2f32, Index, !cast<SubRegIndex>(sub#Index)
1603   >;
1604   def Insert_Element_v2f32_#Index : Insert_Element <
1605     f32, v2f32, Index, !cast<SubRegIndex>(sub#Index)
1606   >;
1607 }
1608
1609 foreach Index = 0-3 in {
1610   def Extract_Element_v4i32_#Index : Extract_Element <
1611     i32, v4i32, Index, !cast<SubRegIndex>(sub#Index)
1612   >;
1613   def Insert_Element_v4i32_#Index : Insert_Element <
1614     i32, v4i32, Index, !cast<SubRegIndex>(sub#Index)
1615   >;
1616
1617   def Extract_Element_v4f32_#Index : Extract_Element <
1618     f32, v4f32, Index, !cast<SubRegIndex>(sub#Index)
1619   >;
1620   def Insert_Element_v4f32_#Index : Insert_Element <
1621     f32, v4f32, Index, !cast<SubRegIndex>(sub#Index)
1622   >;
1623 }
1624
1625 foreach Index = 0-7 in {
1626   def Extract_Element_v8i32_#Index : Extract_Element <
1627     i32, v8i32, Index, !cast<SubRegIndex>(sub#Index)
1628   >;
1629   def Insert_Element_v8i32_#Index : Insert_Element <
1630     i32, v8i32, Index, !cast<SubRegIndex>(sub#Index)
1631   >;
1632
1633   def Extract_Element_v8f32_#Index : Extract_Element <
1634     f32, v8f32, Index, !cast<SubRegIndex>(sub#Index)
1635   >;
1636   def Insert_Element_v8f32_#Index : Insert_Element <
1637     f32, v8f32, Index, !cast<SubRegIndex>(sub#Index)
1638   >;
1639 }
1640
1641 foreach Index = 0-15 in {
1642   def Extract_Element_v16i32_#Index : Extract_Element <
1643     i32, v16i32, Index, !cast<SubRegIndex>(sub#Index)
1644   >;
1645   def Insert_Element_v16i32_#Index : Insert_Element <
1646     i32, v16i32, Index, !cast<SubRegIndex>(sub#Index)
1647   >;
1648
1649   def Extract_Element_v16f32_#Index : Extract_Element <
1650     f32, v16f32, Index, !cast<SubRegIndex>(sub#Index)
1651   >;
1652   def Insert_Element_v16f32_#Index : Insert_Element <
1653     f32, v16f32, Index, !cast<SubRegIndex>(sub#Index)
1654   >;
1655 }
1656
1657 def : BitConvert <i32, f32, SReg_32>;
1658 def : BitConvert <i32, f32, VReg_32>;
1659
1660 def : BitConvert <f32, i32, SReg_32>;
1661 def : BitConvert <f32, i32, VReg_32>;
1662
1663 def : BitConvert <i64, f64, VReg_64>;
1664
1665 def : BitConvert <f64, i64, VReg_64>;
1666
1667 def : BitConvert <v2f32, v2i32, VReg_64>;
1668 def : BitConvert <v2i32, v2f32, VReg_64>;
1669 def : BitConvert <v2i32, i64, VReg_64>;
1670
1671 def : BitConvert <v4f32, v4i32, VReg_128>;
1672 def : BitConvert <v4i32, v4f32, VReg_128>;
1673 def : BitConvert <v4i32, i128,  VReg_128>;
1674 def : BitConvert <i128, v4i32,  VReg_128>;
1675
1676 def : BitConvert <v8f32, v8i32, SReg_256>;
1677 def : BitConvert <v8i32, v8f32, SReg_256>;
1678 def : BitConvert <v8i32, v32i8, SReg_256>;
1679 def : BitConvert <v32i8, v8i32, SReg_256>;
1680 def : BitConvert <v8i32, v32i8, VReg_256>;
1681 def : BitConvert <v8i32, v8f32, VReg_256>;
1682 def : BitConvert <v8f32, v8i32, VReg_256>;
1683 def : BitConvert <v32i8, v8i32, VReg_256>;
1684
1685 def : BitConvert <v16i32, v16f32, VReg_512>;
1686 def : BitConvert <v16f32, v16i32, VReg_512>;
1687
1688 /********** =================== **********/
1689 /********** Src & Dst modifiers **********/
1690 /********** =================== **********/
1691
1692 def : Pat <
1693   (int_AMDIL_clamp f32:$src, (f32 FP_ZERO), (f32 FP_ONE)),
1694   (V_ADD_F32_e64 $src, (i32 0 /* SRC1 */),
1695    0 /* ABS */, 1 /* CLAMP */, 0 /* OMOD */, 0 /* NEG */)
1696 >;
1697
1698 /********** ================================ **********/
1699 /********** Floating point absolute/negative **********/
1700 /********** ================================ **********/
1701
1702 // Manipulate the sign bit directly, as e.g. using the source negation modifier
1703 // in V_ADD_F32_e64 $src, 0, [...] does not result in -0.0 for $src == +0.0,
1704 // breaking the piglit *s-floatBitsToInt-neg* tests
1705
1706 // TODO: Look into not implementing isFNegFree/isFAbsFree for SI, and possibly
1707 // removing these patterns
1708
1709 def : Pat <
1710   (fneg (fabs f32:$src)),
1711   (V_OR_B32_e32 $src, (V_MOV_B32_e32 0x80000000)) /* Set sign bit */
1712 >;
1713
1714 def : Pat <
1715   (fabs f32:$src),
1716   (V_AND_B32_e32 $src, (V_MOV_B32_e32 0x7fffffff)) /* Clear sign bit */
1717 >;
1718
1719 def : Pat <
1720   (fneg f32:$src),
1721   (V_XOR_B32_e32 $src, (V_MOV_B32_e32 0x80000000)) /* Toggle sign bit */
1722 >;
1723
1724 /********** ================== **********/
1725 /********** Immediate Patterns **********/
1726 /********** ================== **********/
1727
1728 def : Pat <
1729   (SGPRImm<(i32 imm)>:$imm),
1730   (S_MOV_B32 imm:$imm)
1731 >;
1732
1733 def : Pat <
1734   (SGPRImm<(f32 fpimm)>:$imm),
1735   (S_MOV_B32 fpimm:$imm)
1736 >;
1737
1738 def : Pat <
1739   (i32 imm:$imm),
1740   (V_MOV_B32_e32 imm:$imm)
1741 >;
1742
1743 def : Pat <
1744   (f32 fpimm:$imm),
1745   (V_MOV_B32_e32 fpimm:$imm)
1746 >;
1747
1748 def : Pat <
1749   (i1 imm:$imm),
1750   (S_MOV_B64 imm:$imm)
1751 >;
1752
1753 def : Pat <
1754   (i64 InlineImm<i64>:$imm),
1755   (S_MOV_B64 InlineImm<i64>:$imm)
1756 >;
1757
1758 // i64 immediates aren't supported in hardware, split it into two 32bit values
1759 def : Pat <
1760   (i64 imm:$imm),
1761   (INSERT_SUBREG (INSERT_SUBREG (i64 (IMPLICIT_DEF)),
1762     (S_MOV_B32 (i32 (LO32 imm:$imm))), sub0),
1763     (S_MOV_B32 (i32 (HI32 imm:$imm))), sub1)
1764 >;
1765
1766 def : Pat <
1767   (f64 fpimm:$imm),
1768   (INSERT_SUBREG (INSERT_SUBREG (f64 (IMPLICIT_DEF)),
1769     (V_MOV_B32_e32 (f32 (LO32f fpimm:$imm))), sub0),
1770     (V_MOV_B32_e32 (f32 (HI32f fpimm:$imm))), sub1)
1771 >;
1772
1773 /********** ===================== **********/
1774 /********** Interpolation Paterns **********/
1775 /********** ===================== **********/
1776
1777 def : Pat <
1778   (int_SI_fs_constant imm:$attr_chan, imm:$attr, i32:$params),
1779   (V_INTERP_MOV_F32 INTERP.P0, imm:$attr_chan, imm:$attr, $params)
1780 >;
1781
1782 def : Pat <
1783   (int_SI_fs_interp imm:$attr_chan, imm:$attr, M0Reg:$params, v2i32:$ij),
1784   (V_INTERP_P2_F32 (V_INTERP_P1_F32 (EXTRACT_SUBREG v2i32:$ij, sub0),
1785                                     imm:$attr_chan, imm:$attr, i32:$params),
1786                    (EXTRACT_SUBREG $ij, sub1),
1787                    imm:$attr_chan, imm:$attr, $params)
1788 >;
1789
1790 /********** ================== **********/
1791 /********** Intrinsic Patterns **********/
1792 /********** ================== **********/
1793
1794 /* llvm.AMDGPU.pow */
1795 def : POW_Common <V_LOG_F32_e32, V_EXP_F32_e32, V_MUL_LEGACY_F32_e32>;
1796
1797 def : Pat <
1798   (int_AMDGPU_div f32:$src0, f32:$src1),
1799   (V_MUL_LEGACY_F32_e32 $src0, (V_RCP_LEGACY_F32_e32 $src1))
1800 >;
1801
1802 def : Pat<
1803   (fdiv f32:$src0, f32:$src1),
1804   (V_MUL_F32_e32 $src0, (V_RCP_F32_e32 $src1))
1805 >;
1806
1807 def : Pat<
1808   (fdiv f64:$src0, f64:$src1),
1809   (V_MUL_F64 $src0, (V_RCP_F64_e32 $src1), (i64 0))
1810 >;
1811
1812 def : Pat <
1813   (fcos f32:$src0),
1814   (V_COS_F32_e32 (V_MUL_F32_e32 $src0, (V_MOV_B32_e32 CONST.TWO_PI_INV)))
1815 >;
1816
1817 def : Pat <
1818   (fsin f32:$src0),
1819   (V_SIN_F32_e32 (V_MUL_F32_e32 $src0, (V_MOV_B32_e32 CONST.TWO_PI_INV)))
1820 >;
1821
1822 def : Pat <
1823   (int_AMDGPU_cube v4f32:$src),
1824   (INSERT_SUBREG (INSERT_SUBREG (INSERT_SUBREG (INSERT_SUBREG (v4f32 (IMPLICIT_DEF)),
1825     (V_CUBETC_F32 (EXTRACT_SUBREG $src, sub0),
1826                   (EXTRACT_SUBREG $src, sub1),
1827                   (EXTRACT_SUBREG $src, sub2)),
1828                    sub0),
1829     (V_CUBESC_F32 (EXTRACT_SUBREG $src, sub0),
1830                   (EXTRACT_SUBREG $src, sub1),
1831                   (EXTRACT_SUBREG $src, sub2)),
1832                    sub1),
1833     (V_CUBEMA_F32 (EXTRACT_SUBREG $src, sub0),
1834                   (EXTRACT_SUBREG $src, sub1),
1835                   (EXTRACT_SUBREG $src, sub2)),
1836                    sub2),
1837     (V_CUBEID_F32 (EXTRACT_SUBREG $src, sub0),
1838                   (EXTRACT_SUBREG $src, sub1),
1839                   (EXTRACT_SUBREG $src, sub2)),
1840                    sub3)
1841 >;
1842
1843 def : Pat <
1844   (i32 (sext i1:$src0)),
1845   (V_CNDMASK_B32_e64 (i32 0), (i32 -1), $src0)
1846 >;
1847
1848 class Ext32Pat <SDNode ext> : Pat <
1849   (i32 (ext i1:$src0)),
1850   (V_CNDMASK_B32_e64 (i32 0), (i32 1), $src0)
1851 >;
1852
1853 def : Ext32Pat <zext>;
1854 def : Ext32Pat <anyext>;
1855
1856 // 1. Offset as 8bit DWORD immediate
1857 def : Pat <
1858   (SIload_constant i128:$sbase, IMM8bitDWORD:$offset),
1859   (S_BUFFER_LOAD_DWORD_IMM $sbase, (as_dword_i32imm $offset))
1860 >;
1861
1862 // 2. Offset loaded in an 32bit SGPR
1863 def : Pat <
1864   (SIload_constant i128:$sbase, imm:$offset),
1865   (S_BUFFER_LOAD_DWORD_SGPR $sbase, (S_MOV_B32 imm:$offset))
1866 >;
1867
1868 // 3. Offset in an 32Bit VGPR
1869 def : Pat <
1870   (SIload_constant i128:$sbase, i32:$voff),
1871   (BUFFER_LOAD_DWORD_OFFEN $sbase, $voff, 0, 0, 0, 0)
1872 >;
1873
1874 // The multiplication scales from [0,1] to the unsigned integer range
1875 def : Pat <
1876   (AMDGPUurecip i32:$src0),
1877   (V_CVT_U32_F32_e32
1878     (V_MUL_F32_e32 CONST.FP_UINT_MAX_PLUS_1,
1879                    (V_RCP_IFLAG_F32_e32 (V_CVT_F32_U32_e32 $src0))))
1880 >;
1881
1882 def : Pat <
1883   (int_SI_tid),
1884   (V_MBCNT_HI_U32_B32_e32 0xffffffff,
1885                           (V_MBCNT_LO_U32_B32_e64 0xffffffff, 0, 0, 0, 0, 0))
1886 >;
1887
1888 /********** ================== **********/
1889 /**********   VOP3 Patterns    **********/
1890 /********** ================== **********/
1891
1892 def : Pat <
1893   (f32 (fadd (fmul f32:$src0, f32:$src1), f32:$src2)),
1894   (V_MAD_F32 $src0, $src1, $src2)
1895 >;
1896
1897 /********** ======================= **********/
1898 /**********   Load/Store Patterns   **********/
1899 /********** ======================= **********/
1900
1901 class DSReadPat <DS inst, ValueType vt, PatFrag frag> : Pat <
1902   (frag i32:$src0),
1903   (vt (inst 0, $src0, $src0, $src0, 0, 0))
1904 >;
1905
1906 def : DSReadPat <DS_READ_I8,  i32, sextloadi8_local>;
1907 def : DSReadPat <DS_READ_U8,  i32, az_extloadi8_local>;
1908 def : DSReadPat <DS_READ_I16, i32, sextloadi16_local>;
1909 def : DSReadPat <DS_READ_U16, i32, az_extloadi16_local>;
1910 def : DSReadPat <DS_READ_B32, i32, local_load>;
1911 def : Pat <
1912     (local_load i32:$src0),
1913     (i32 (DS_READ_B32 0, $src0, $src0, $src0, 0, 0))
1914 >;
1915
1916 class DSWritePat <DS inst, ValueType vt, PatFrag frag> : Pat <
1917   (frag i32:$src1, i32:$src0),
1918   (inst 0, $src0, $src1, $src1, 0, 0)
1919 >;
1920
1921 def : DSWritePat <DS_WRITE_B8, i32, truncstorei8_local>;
1922 def : DSWritePat <DS_WRITE_B16, i32, truncstorei16_local>;
1923 def : DSWritePat <DS_WRITE_B32, i32, local_store>;
1924
1925 def : Pat <(atomic_load_add_local i32:$ptr, i32:$val),
1926            (DS_ADD_U32_RTN 0, $ptr, $val, 0, 0)>;
1927
1928 def : Pat <(atomic_load_sub_local i32:$ptr, i32:$val),
1929            (DS_SUB_U32_RTN 0, $ptr, $val, 0, 0)>;
1930
1931 /********** ================== **********/
1932 /**********   SMRD Patterns    **********/
1933 /********** ================== **********/
1934
1935 multiclass SMRD_Pattern <SMRD Instr_IMM, SMRD Instr_SGPR, ValueType vt> {
1936
1937   // 1. Offset as 8bit DWORD immediate
1938   def : Pat <
1939     (constant_load (add i64:$sbase, (i64 IMM8bitDWORD:$offset))),
1940     (vt (Instr_IMM $sbase, (as_dword_i32imm $offset)))
1941   >;
1942
1943   // 2. Offset loaded in an 32bit SGPR
1944   def : Pat <
1945     (constant_load (SIadd64bit32bit i64:$sbase, imm:$offset)),
1946     (vt (Instr_SGPR $sbase, (S_MOV_B32 imm:$offset)))
1947   >;
1948
1949   // 3. No offset at all
1950   def : Pat <
1951     (constant_load i64:$sbase),
1952     (vt (Instr_IMM $sbase, 0))
1953   >;
1954 }
1955
1956 defm : SMRD_Pattern <S_LOAD_DWORD_IMM, S_LOAD_DWORD_SGPR, f32>;
1957 defm : SMRD_Pattern <S_LOAD_DWORD_IMM, S_LOAD_DWORD_SGPR, i32>;
1958 defm : SMRD_Pattern <S_LOAD_DWORDX2_IMM, S_LOAD_DWORDX2_SGPR, i64>;
1959 defm : SMRD_Pattern <S_LOAD_DWORDX2_IMM, S_LOAD_DWORDX2_SGPR, v2i32>;
1960 defm : SMRD_Pattern <S_LOAD_DWORDX4_IMM, S_LOAD_DWORDX4_SGPR, i128>;
1961 defm : SMRD_Pattern <S_LOAD_DWORDX4_IMM, S_LOAD_DWORDX4_SGPR, v4i32>;
1962 defm : SMRD_Pattern <S_LOAD_DWORDX8_IMM, S_LOAD_DWORDX8_SGPR, v32i8>;
1963 defm : SMRD_Pattern <S_LOAD_DWORDX8_IMM, S_LOAD_DWORDX8_SGPR, v8i32>;
1964 defm : SMRD_Pattern <S_LOAD_DWORDX16_IMM, S_LOAD_DWORDX16_SGPR, v16i32>;
1965
1966 //===----------------------------------------------------------------------===//
1967 // MUBUF Patterns
1968 //===----------------------------------------------------------------------===//
1969
1970 multiclass MUBUFLoad_Pattern <MUBUF Instr_ADDR64, ValueType vt,
1971                               PatFrag global_ld, PatFrag constant_ld> {
1972   def : Pat <
1973     (vt (global_ld (mubuf_vaddr_offset i64:$ptr, i64:$offset, IMM12bit:$imm_offset))),
1974     (Instr_ADDR64 (SI_ADDR64_RSRC $ptr), $offset, (as_i16imm $imm_offset))
1975   >;
1976
1977   def : Pat <
1978     (vt (global_ld (add i64:$ptr, (i64 IMM12bit:$offset)))),
1979     (Instr_ADDR64 (SI_ADDR64_RSRC (i64 0)), $ptr, (as_i16imm $offset))
1980   >;
1981
1982   def : Pat <
1983     (vt (global_ld i64:$ptr)),
1984     (Instr_ADDR64 (SI_ADDR64_RSRC (i64 0)), $ptr, 0)
1985   >;
1986
1987   def : Pat <
1988      (vt (global_ld (add i64:$ptr, i64:$offset))),
1989      (Instr_ADDR64 (SI_ADDR64_RSRC $ptr), $offset, 0)
1990   >;
1991
1992   def : Pat <
1993      (vt (constant_ld (add i64:$ptr, i64:$offset))),
1994      (Instr_ADDR64 (SI_ADDR64_RSRC $ptr), $offset, 0)
1995   >;
1996 }
1997
1998 defm : MUBUFLoad_Pattern <BUFFER_LOAD_SBYTE_ADDR64, i32,
1999                           sextloadi8_global, sextloadi8_constant>;
2000 defm : MUBUFLoad_Pattern <BUFFER_LOAD_UBYTE_ADDR64, i32,
2001                           az_extloadi8_global, az_extloadi8_constant>;
2002 defm : MUBUFLoad_Pattern <BUFFER_LOAD_SSHORT_ADDR64, i32,
2003                           sextloadi16_global, sextloadi16_constant>;
2004 defm : MUBUFLoad_Pattern <BUFFER_LOAD_USHORT_ADDR64, i32,
2005                           az_extloadi16_global, az_extloadi16_constant>;
2006 defm : MUBUFLoad_Pattern <BUFFER_LOAD_DWORD_ADDR64, i32,
2007                           global_load, constant_load>;
2008 defm : MUBUFLoad_Pattern <BUFFER_LOAD_DWORDX2_ADDR64, i64,
2009                           global_load, constant_load>;
2010 defm : MUBUFLoad_Pattern <BUFFER_LOAD_DWORDX2_ADDR64, i64,
2011                           az_extloadi32_global, az_extloadi32_constant>;
2012 defm : MUBUFLoad_Pattern <BUFFER_LOAD_DWORDX2_ADDR64, v2i32,
2013                           global_load, constant_load>;
2014 defm : MUBUFLoad_Pattern <BUFFER_LOAD_DWORDX4_ADDR64, v4i32,
2015                           global_load, constant_load>;
2016
2017 multiclass MUBUFStore_Pattern <MUBUF Instr, ValueType vt, PatFrag st> {
2018
2019   def : Pat <
2020     (st vt:$value, (mubuf_vaddr_offset i64:$ptr, i64:$offset, IMM12bit:$imm_offset)),
2021     (Instr $value, (SI_ADDR64_RSRC $ptr), $offset, (as_i16imm $imm_offset))
2022   >;
2023
2024   def : Pat <
2025     (st vt:$value, (add i64:$ptr, IMM12bit:$offset)),
2026     (Instr $value, (SI_ADDR64_RSRC (i64 0)), $ptr, (as_i16imm $offset))
2027   >;
2028
2029   def : Pat <
2030     (st vt:$value, i64:$ptr),
2031     (Instr $value, (SI_ADDR64_RSRC (i64 0)), $ptr, 0)
2032   >;
2033
2034   def : Pat <
2035     (st vt:$value, (add i64:$ptr, i64:$offset)),
2036     (Instr $value, (SI_ADDR64_RSRC $ptr), $offset, 0)
2037    >;
2038 }
2039
2040 defm : MUBUFStore_Pattern <BUFFER_STORE_BYTE, i32, truncstorei8_global>;
2041 defm : MUBUFStore_Pattern <BUFFER_STORE_SHORT, i32, truncstorei16_global>;
2042 defm : MUBUFStore_Pattern <BUFFER_STORE_DWORD, i32, global_store>;
2043 defm : MUBUFStore_Pattern <BUFFER_STORE_DWORDX2, i64, global_store>;
2044 defm : MUBUFStore_Pattern <BUFFER_STORE_DWORDX2, v2i32, global_store>;
2045 defm : MUBUFStore_Pattern <BUFFER_STORE_DWORDX4, v4i32, global_store>;
2046
2047 // BUFFER_LOAD_DWORD*, addr64=0
2048 multiclass MUBUF_Load_Dword <ValueType vt, MUBUF offset, MUBUF offen, MUBUF idxen,
2049                              MUBUF bothen> {
2050
2051   def : Pat <
2052     (vt (int_SI_buffer_load_dword i128:$rsrc, i32:$vaddr, i32:$soffset,
2053                                   imm:$offset, 0, 0, imm:$glc, imm:$slc,
2054                                   imm:$tfe)),
2055     (offset $rsrc, $vaddr, (as_i16imm $offset), $soffset, (as_i1imm $glc),
2056             (as_i1imm $slc), (as_i1imm $tfe))
2057   >;
2058
2059   def : Pat <
2060     (vt (int_SI_buffer_load_dword i128:$rsrc, i32:$vaddr, i32:$soffset,
2061                                   imm, 1, 0, imm:$glc, imm:$slc,
2062                                   imm:$tfe)),
2063     (offen $rsrc, $vaddr, $soffset, (as_i1imm $glc), (as_i1imm $slc),
2064            (as_i1imm $tfe))
2065   >;
2066
2067   def : Pat <
2068     (vt (int_SI_buffer_load_dword i128:$rsrc, i32:$vaddr, i32:$soffset,
2069                                   imm:$offset, 0, 1, imm:$glc, imm:$slc,
2070                                   imm:$tfe)),
2071     (idxen $rsrc, $vaddr, (as_i16imm $offset), $soffset, (as_i1imm $glc),
2072            (as_i1imm $slc), (as_i1imm $tfe))
2073   >;
2074
2075   def : Pat <
2076     (vt (int_SI_buffer_load_dword i128:$rsrc, v2i32:$vaddr, i32:$soffset,
2077                                   imm, 1, 1, imm:$glc, imm:$slc,
2078                                   imm:$tfe)),
2079     (bothen $rsrc, $vaddr, $soffset, (as_i1imm $glc), (as_i1imm $slc),
2080             (as_i1imm $tfe))
2081   >;
2082 }
2083
2084 defm : MUBUF_Load_Dword <i32, BUFFER_LOAD_DWORD_OFFSET, BUFFER_LOAD_DWORD_OFFEN,
2085                          BUFFER_LOAD_DWORD_IDXEN, BUFFER_LOAD_DWORD_BOTHEN>;
2086 defm : MUBUF_Load_Dword <v2i32, BUFFER_LOAD_DWORDX2_OFFSET, BUFFER_LOAD_DWORDX2_OFFEN,
2087                          BUFFER_LOAD_DWORDX2_IDXEN, BUFFER_LOAD_DWORDX2_BOTHEN>;
2088 defm : MUBUF_Load_Dword <v4i32, BUFFER_LOAD_DWORDX4_OFFSET, BUFFER_LOAD_DWORDX4_OFFEN,
2089                          BUFFER_LOAD_DWORDX4_IDXEN, BUFFER_LOAD_DWORDX4_BOTHEN>;
2090
2091 //===----------------------------------------------------------------------===//
2092 // MTBUF Patterns
2093 //===----------------------------------------------------------------------===//
2094
2095 // TBUFFER_STORE_FORMAT_*, addr64=0
2096 class MTBUF_StoreResource <ValueType vt, int num_channels, MTBUF opcode> : Pat<
2097   (SItbuffer_store i128:$rsrc, vt:$vdata, num_channels, i32:$vaddr,
2098                    i32:$soffset, imm:$inst_offset, imm:$dfmt,
2099                    imm:$nfmt, imm:$offen, imm:$idxen,
2100                    imm:$glc, imm:$slc, imm:$tfe),
2101   (opcode
2102     $vdata, (as_i16imm $inst_offset), (as_i1imm $offen), (as_i1imm $idxen),
2103     (as_i1imm $glc), 0, (as_i8imm $dfmt), (as_i8imm $nfmt), $vaddr, $rsrc,
2104     (as_i1imm $slc), (as_i1imm $tfe), $soffset)
2105 >;
2106
2107 def : MTBUF_StoreResource <i32, 1, TBUFFER_STORE_FORMAT_X>;
2108 def : MTBUF_StoreResource <v2i32, 2, TBUFFER_STORE_FORMAT_XY>;
2109 def : MTBUF_StoreResource <v4i32, 3, TBUFFER_STORE_FORMAT_XYZ>;
2110 def : MTBUF_StoreResource <v4i32, 4, TBUFFER_STORE_FORMAT_XYZW>;
2111
2112 let Predicates = [isCI] in {
2113
2114 // Sea island new arithmetic instructinos
2115 let neverHasSideEffects = 1 in {
2116 defm V_TRUNC_F64 : VOP1_64 <0x00000017, "V_TRUNC_F64",
2117   [(set f64:$dst, (ftrunc f64:$src0))]
2118 >;
2119 defm V_CEIL_F64 : VOP1_64 <0x00000018, "V_CEIL_F64",
2120   [(set f64:$dst, (fceil f64:$src0))]
2121 >;
2122 defm V_FLOOR_F64 : VOP1_64 <0x0000001A, "V_FLOOR_F64",
2123   [(set f64:$dst, (ffloor f64:$src0))]
2124 >;
2125
2126 defm V_RNDNE_F64 : VOP1_64 <0x00000019, "V_RNDNE_F64", []>;
2127
2128 def V_QSAD_PK_U16_U8 : VOP3_32 <0x00000173, "V_QSAD_PK_U16_U8", []>;
2129 def V_MQSAD_U16_U8 : VOP3_32 <0x000000172, "V_MQSAD_U16_U8", []>;
2130 def V_MQSAD_U32_U8 : VOP3_32 <0x00000175, "V_MQSAD_U32_U8", []>;
2131 def V_MAD_U64_U32 : VOP3_64 <0x00000176, "V_MAD_U64_U32", []>;
2132
2133 // XXX - Does this set VCC?
2134 def V_MAD_I64_I32 : VOP3_64 <0x00000177, "V_MAD_I64_I32", []>;
2135 } // End neverHasSideEffects = 1
2136
2137 // Remaining instructions:
2138 // FLAT_*
2139 // S_CBRANCH_CDBGUSER
2140 // S_CBRANCH_CDBGSYS
2141 // S_CBRANCH_CDBGSYS_OR_USER
2142 // S_CBRANCH_CDBGSYS_AND_USER
2143 // S_DCACHE_INV_VOL
2144 // V_EXP_LEGACY_F32
2145 // V_LOG_LEGACY_F32
2146 // DS_NOP
2147 // DS_GWS_SEMA_RELEASE_ALL
2148 // DS_WRAP_RTN_B32
2149 // DS_CNDXCHG32_RTN_B64
2150 // DS_WRITE_B96
2151 // DS_WRITE_B128
2152 // DS_CONDXCHG32_RTN_B128
2153 // DS_READ_B96
2154 // DS_READ_B128
2155 // BUFFER_LOAD_DWORDX3
2156 // BUFFER_STORE_DWORDX3
2157
2158 } // End Predicates = [isCI]
2159
2160
2161 /********** ====================== **********/
2162 /**********   Indirect adressing   **********/
2163 /********** ====================== **********/
2164
2165 multiclass SI_INDIRECT_Pattern <ValueType vt, ValueType eltvt, SI_INDIRECT_DST IndDst> {
2166
2167   // 1. Extract with offset
2168   def : Pat<
2169     (vector_extract vt:$vec, (add i32:$idx, imm:$off)),
2170     (f32 (SI_INDIRECT_SRC (IMPLICIT_DEF), $vec, $idx, imm:$off))
2171   >;
2172
2173   // 2. Extract without offset
2174   def : Pat<
2175     (vector_extract vt:$vec, i32:$idx),
2176     (f32 (SI_INDIRECT_SRC (IMPLICIT_DEF), $vec, $idx, 0))
2177   >;
2178
2179   // 3. Insert with offset
2180   def : Pat<
2181     (vector_insert vt:$vec, eltvt:$val, (add i32:$idx, imm:$off)),
2182     (IndDst (IMPLICIT_DEF), $vec, $idx, imm:$off, $val)
2183   >;
2184
2185   // 4. Insert without offset
2186   def : Pat<
2187     (vector_insert vt:$vec, eltvt:$val, i32:$idx),
2188     (IndDst (IMPLICIT_DEF), $vec, $idx, 0, $val)
2189   >;
2190 }
2191
2192 defm : SI_INDIRECT_Pattern <v2f32, f32, SI_INDIRECT_DST_V2>;
2193 defm : SI_INDIRECT_Pattern <v4f32, f32, SI_INDIRECT_DST_V4>;
2194 defm : SI_INDIRECT_Pattern <v8f32, f32, SI_INDIRECT_DST_V8>;
2195 defm : SI_INDIRECT_Pattern <v16f32, f32, SI_INDIRECT_DST_V16>;
2196
2197 defm : SI_INDIRECT_Pattern <v2i32, i32, SI_INDIRECT_DST_V2>;
2198 defm : SI_INDIRECT_Pattern <v4i32, i32, SI_INDIRECT_DST_V4>;
2199 defm : SI_INDIRECT_Pattern <v8i32, i32, SI_INDIRECT_DST_V8>;
2200 defm : SI_INDIRECT_Pattern <v16i32, i32, SI_INDIRECT_DST_V16>;
2201
2202 /********** =============== **********/
2203 /**********   Conditions    **********/
2204 /********** =============== **********/
2205
2206 def : Pat<
2207   (i1 (setcc f32:$src0, f32:$src1, SETO)),
2208   (V_CMP_O_F32_e64 $src0, $src1)
2209 >;
2210
2211 def : Pat<
2212   (i1 (setcc f32:$src0, f32:$src1, SETUO)),
2213   (V_CMP_U_F32_e64 $src0, $src1)
2214 >;
2215
2216 //===----------------------------------------------------------------------===//
2217 // Miscellaneous Patterns
2218 //===----------------------------------------------------------------------===//
2219
2220 def : Pat <
2221   (i64 (trunc i128:$x)),
2222   (INSERT_SUBREG (INSERT_SUBREG (i64 (IMPLICIT_DEF)),
2223     (i32 (EXTRACT_SUBREG $x, sub0)), sub0),
2224     (i32 (EXTRACT_SUBREG $x, sub1)), sub1)
2225 >;
2226
2227 def : Pat <
2228   (i32 (trunc i64:$a)),
2229   (EXTRACT_SUBREG $a, sub0)
2230 >;
2231
2232 def : Pat <
2233   (i1 (trunc i32:$a)),
2234   (V_CMP_EQ_I32_e64 (V_AND_B32_e32 (i32 1), $a), 1)
2235 >;
2236
2237 // V_ADD_I32_e32/S_ADD_I32 produces carry in VCC/SCC. For the vector
2238 // case, the sgpr-copies pass will fix this to use the vector version.
2239 def : Pat <
2240   (i32 (addc i32:$src0, i32:$src1)),
2241   (S_ADD_I32 $src0, $src1)
2242 >;
2243
2244 def : Pat <
2245   (or i64:$a, i64:$b),
2246   (INSERT_SUBREG
2247     (INSERT_SUBREG (IMPLICIT_DEF),
2248       (V_OR_B32_e32 (EXTRACT_SUBREG $a, sub0), (EXTRACT_SUBREG $b, sub0)), sub0),
2249     (V_OR_B32_e32 (EXTRACT_SUBREG $a, sub1), (EXTRACT_SUBREG $b, sub1)), sub1)
2250 >;
2251
2252 //============================================================================//
2253 // Miscellaneous Optimization Patterns
2254 //============================================================================//
2255
2256 def : SHA256MaPattern <V_BFI_B32, V_XOR_B32_e32>;
2257
2258 } // End isSI predicate