R600: Add support for vector local memory loads
[oota-llvm.git] / lib / Target / R600 / SIInstructions.td
1 //===-- SIInstructions.td - SI Instruction Defintions ---------------------===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 // This file was originally auto-generated from a GPU register header file and
10 // all the instruction definitions were originally commented out.  Instructions
11 // that are not yet supported remain commented out.
12 //===----------------------------------------------------------------------===//
13
14 class InterpSlots {
15 int P0 = 2;
16 int P10 = 0;
17 int P20 = 1;
18 }
19 def INTERP : InterpSlots;
20
21 def InterpSlot : Operand<i32> {
22   let PrintMethod = "printInterpSlot";
23 }
24
25 def isSI : Predicate<"Subtarget.getGeneration() "
26                       "== AMDGPUSubtarget::SOUTHERN_ISLANDS">;
27
28 let Predicates = [isSI] in {
29
30 let neverHasSideEffects = 1 in {
31
32 let isMoveImm = 1 in {
33 def S_MOV_B32 : SOP1_32 <0x00000003, "S_MOV_B32", []>;
34 def S_MOV_B64 : SOP1_64 <0x00000004, "S_MOV_B64", []>;
35 def S_CMOV_B32 : SOP1_32 <0x00000005, "S_CMOV_B32", []>;
36 def S_CMOV_B64 : SOP1_64 <0x00000006, "S_CMOV_B64", []>;
37 } // End isMoveImm = 1
38
39 def S_NOT_B32 : SOP1_32 <0x00000007, "S_NOT_B32", []>;
40 def S_NOT_B64 : SOP1_64 <0x00000008, "S_NOT_B64", []>;
41 def S_WQM_B32 : SOP1_32 <0x00000009, "S_WQM_B32", []>;
42 def S_WQM_B64 : SOP1_64 <0x0000000a, "S_WQM_B64", []>;
43 def S_BREV_B32 : SOP1_32 <0x0000000b, "S_BREV_B32", []>;
44 def S_BREV_B64 : SOP1_64 <0x0000000c, "S_BREV_B64", []>;
45 } // End neverHasSideEffects = 1
46
47 ////def S_BCNT0_I32_B32 : SOP1_BCNT0 <0x0000000d, "S_BCNT0_I32_B32", []>;
48 ////def S_BCNT0_I32_B64 : SOP1_BCNT0 <0x0000000e, "S_BCNT0_I32_B64", []>;
49 ////def S_BCNT1_I32_B32 : SOP1_BCNT1 <0x0000000f, "S_BCNT1_I32_B32", []>;
50 ////def S_BCNT1_I32_B64 : SOP1_BCNT1 <0x00000010, "S_BCNT1_I32_B64", []>;
51 ////def S_FF0_I32_B32 : SOP1_FF0 <0x00000011, "S_FF0_I32_B32", []>;
52 ////def S_FF0_I32_B64 : SOP1_FF0 <0x00000012, "S_FF0_I32_B64", []>;
53 ////def S_FF1_I32_B32 : SOP1_FF1 <0x00000013, "S_FF1_I32_B32", []>;
54 ////def S_FF1_I32_B64 : SOP1_FF1 <0x00000014, "S_FF1_I32_B64", []>;
55 //def S_FLBIT_I32_B32 : SOP1_32 <0x00000015, "S_FLBIT_I32_B32", []>;
56 //def S_FLBIT_I32_B64 : SOP1_32 <0x00000016, "S_FLBIT_I32_B64", []>;
57 def S_FLBIT_I32 : SOP1_32 <0x00000017, "S_FLBIT_I32", []>;
58 //def S_FLBIT_I32_I64 : SOP1_32 <0x00000018, "S_FLBIT_I32_I64", []>;
59 //def S_SEXT_I32_I8 : SOP1_32 <0x00000019, "S_SEXT_I32_I8", []>;
60 //def S_SEXT_I32_I16 : SOP1_32 <0x0000001a, "S_SEXT_I32_I16", []>;
61 ////def S_BITSET0_B32 : SOP1_BITSET0 <0x0000001b, "S_BITSET0_B32", []>;
62 ////def S_BITSET0_B64 : SOP1_BITSET0 <0x0000001c, "S_BITSET0_B64", []>;
63 ////def S_BITSET1_B32 : SOP1_BITSET1 <0x0000001d, "S_BITSET1_B32", []>;
64 ////def S_BITSET1_B64 : SOP1_BITSET1 <0x0000001e, "S_BITSET1_B64", []>;
65 def S_GETPC_B64 : SOP1_64 <0x0000001f, "S_GETPC_B64", []>;
66 def S_SETPC_B64 : SOP1_64 <0x00000020, "S_SETPC_B64", []>;
67 def S_SWAPPC_B64 : SOP1_64 <0x00000021, "S_SWAPPC_B64", []>;
68 def S_RFE_B64 : SOP1_64 <0x00000022, "S_RFE_B64", []>;
69
70 let hasSideEffects = 1, Uses = [EXEC], Defs = [EXEC] in {
71
72 def S_AND_SAVEEXEC_B64 : SOP1_64 <0x00000024, "S_AND_SAVEEXEC_B64", []>;
73 def S_OR_SAVEEXEC_B64 : SOP1_64 <0x00000025, "S_OR_SAVEEXEC_B64", []>;
74 def S_XOR_SAVEEXEC_B64 : SOP1_64 <0x00000026, "S_XOR_SAVEEXEC_B64", []>;
75 def S_ANDN2_SAVEEXEC_B64 : SOP1_64 <0x00000027, "S_ANDN2_SAVEEXEC_B64", []>;
76 def S_ORN2_SAVEEXEC_B64 : SOP1_64 <0x00000028, "S_ORN2_SAVEEXEC_B64", []>;
77 def S_NAND_SAVEEXEC_B64 : SOP1_64 <0x00000029, "S_NAND_SAVEEXEC_B64", []>;
78 def S_NOR_SAVEEXEC_B64 : SOP1_64 <0x0000002a, "S_NOR_SAVEEXEC_B64", []>;
79 def S_XNOR_SAVEEXEC_B64 : SOP1_64 <0x0000002b, "S_XNOR_SAVEEXEC_B64", []>;
80
81 } // End hasSideEffects = 1
82
83 def S_QUADMASK_B32 : SOP1_32 <0x0000002c, "S_QUADMASK_B32", []>;
84 def S_QUADMASK_B64 : SOP1_64 <0x0000002d, "S_QUADMASK_B64", []>;
85 def S_MOVRELS_B32 : SOP1_32 <0x0000002e, "S_MOVRELS_B32", []>;
86 def S_MOVRELS_B64 : SOP1_64 <0x0000002f, "S_MOVRELS_B64", []>;
87 def S_MOVRELD_B32 : SOP1_32 <0x00000030, "S_MOVRELD_B32", []>;
88 def S_MOVRELD_B64 : SOP1_64 <0x00000031, "S_MOVRELD_B64", []>;
89 //def S_CBRANCH_JOIN : SOP1_ <0x00000032, "S_CBRANCH_JOIN", []>;
90 def S_MOV_REGRD_B32 : SOP1_32 <0x00000033, "S_MOV_REGRD_B32", []>;
91 def S_ABS_I32 : SOP1_32 <0x00000034, "S_ABS_I32", []>;
92 def S_MOV_FED_B32 : SOP1_32 <0x00000035, "S_MOV_FED_B32", []>;
93 def S_MOVK_I32 : SOPK_32 <0x00000000, "S_MOVK_I32", []>;
94 def S_CMOVK_I32 : SOPK_32 <0x00000002, "S_CMOVK_I32", []>;
95
96 /*
97 This instruction is disabled for now until we can figure out how to teach
98 the instruction selector to correctly use the  S_CMP* vs V_CMP*
99 instructions.
100
101 When this instruction is enabled the code generator sometimes produces this
102 invalid sequence:
103
104 SCC = S_CMPK_EQ_I32 SGPR0, imm
105 VCC = COPY SCC
106 VGPR0 = V_CNDMASK VCC, VGPR0, VGPR1
107
108 def S_CMPK_EQ_I32 : SOPK <
109   0x00000003, (outs SCCReg:$dst), (ins SReg_32:$src0, i32imm:$src1),
110   "S_CMPK_EQ_I32",
111   [(set i1:$dst, (setcc i32:$src0, imm:$src1, SETEQ))]
112 >;
113 */
114
115 let isCompare = 1 in {
116 def S_CMPK_LG_I32 : SOPK_32 <0x00000004, "S_CMPK_LG_I32", []>;
117 def S_CMPK_GT_I32 : SOPK_32 <0x00000005, "S_CMPK_GT_I32", []>;
118 def S_CMPK_GE_I32 : SOPK_32 <0x00000006, "S_CMPK_GE_I32", []>;
119 def S_CMPK_LT_I32 : SOPK_32 <0x00000007, "S_CMPK_LT_I32", []>;
120 def S_CMPK_LE_I32 : SOPK_32 <0x00000008, "S_CMPK_LE_I32", []>;
121 def S_CMPK_EQ_U32 : SOPK_32 <0x00000009, "S_CMPK_EQ_U32", []>;
122 def S_CMPK_LG_U32 : SOPK_32 <0x0000000a, "S_CMPK_LG_U32", []>;
123 def S_CMPK_GT_U32 : SOPK_32 <0x0000000b, "S_CMPK_GT_U32", []>;
124 def S_CMPK_GE_U32 : SOPK_32 <0x0000000c, "S_CMPK_GE_U32", []>;
125 def S_CMPK_LT_U32 : SOPK_32 <0x0000000d, "S_CMPK_LT_U32", []>;
126 def S_CMPK_LE_U32 : SOPK_32 <0x0000000e, "S_CMPK_LE_U32", []>;
127 } // End isCompare = 1
128
129 def S_ADDK_I32 : SOPK_32 <0x0000000f, "S_ADDK_I32", []>;
130 def S_MULK_I32 : SOPK_32 <0x00000010, "S_MULK_I32", []>;
131 //def S_CBRANCH_I_FORK : SOPK_ <0x00000011, "S_CBRANCH_I_FORK", []>;
132 def S_GETREG_B32 : SOPK_32 <0x00000012, "S_GETREG_B32", []>;
133 def S_SETREG_B32 : SOPK_32 <0x00000013, "S_SETREG_B32", []>;
134 def S_GETREG_REGRD_B32 : SOPK_32 <0x00000014, "S_GETREG_REGRD_B32", []>;
135 //def S_SETREG_IMM32_B32 : SOPK_32 <0x00000015, "S_SETREG_IMM32_B32", []>;
136 //def EXP : EXP_ <0x00000000, "EXP", []>;
137
138 let isCompare = 1 in {
139
140 defm V_CMP_F_F32 : VOPC_32 <0x00000000, "V_CMP_F_F32">;
141 defm V_CMP_LT_F32 : VOPC_32 <0x00000001, "V_CMP_LT_F32", f32, COND_LT>;
142 defm V_CMP_EQ_F32 : VOPC_32 <0x00000002, "V_CMP_EQ_F32", f32, COND_EQ>;
143 defm V_CMP_LE_F32 : VOPC_32 <0x00000003, "V_CMP_LE_F32", f32, COND_LE>;
144 defm V_CMP_GT_F32 : VOPC_32 <0x00000004, "V_CMP_GT_F32", f32, COND_GT>;
145 defm V_CMP_LG_F32 : VOPC_32 <0x00000005, "V_CMP_LG_F32", f32, COND_NE>;
146 defm V_CMP_GE_F32 : VOPC_32 <0x00000006, "V_CMP_GE_F32", f32, COND_GE>;
147 defm V_CMP_O_F32 : VOPC_32 <0x00000007, "V_CMP_O_F32">;
148 defm V_CMP_U_F32 : VOPC_32 <0x00000008, "V_CMP_U_F32">;
149 defm V_CMP_NGE_F32 : VOPC_32 <0x00000009, "V_CMP_NGE_F32">;
150 defm V_CMP_NLG_F32 : VOPC_32 <0x0000000a, "V_CMP_NLG_F32">;
151 defm V_CMP_NGT_F32 : VOPC_32 <0x0000000b, "V_CMP_NGT_F32">;
152 defm V_CMP_NLE_F32 : VOPC_32 <0x0000000c, "V_CMP_NLE_F32">;
153 defm V_CMP_NEQ_F32 : VOPC_32 <0x0000000d, "V_CMP_NEQ_F32", f32, COND_NE>;
154 defm V_CMP_NLT_F32 : VOPC_32 <0x0000000e, "V_CMP_NLT_F32">;
155 defm V_CMP_TRU_F32 : VOPC_32 <0x0000000f, "V_CMP_TRU_F32">;
156
157 let hasSideEffects = 1, Defs = [EXEC] in {
158
159 defm V_CMPX_F_F32 : VOPC_32 <0x00000010, "V_CMPX_F_F32">;
160 defm V_CMPX_LT_F32 : VOPC_32 <0x00000011, "V_CMPX_LT_F32">;
161 defm V_CMPX_EQ_F32 : VOPC_32 <0x00000012, "V_CMPX_EQ_F32">;
162 defm V_CMPX_LE_F32 : VOPC_32 <0x00000013, "V_CMPX_LE_F32">;
163 defm V_CMPX_GT_F32 : VOPC_32 <0x00000014, "V_CMPX_GT_F32">;
164 defm V_CMPX_LG_F32 : VOPC_32 <0x00000015, "V_CMPX_LG_F32">;
165 defm V_CMPX_GE_F32 : VOPC_32 <0x00000016, "V_CMPX_GE_F32">;
166 defm V_CMPX_O_F32 : VOPC_32 <0x00000017, "V_CMPX_O_F32">;
167 defm V_CMPX_U_F32 : VOPC_32 <0x00000018, "V_CMPX_U_F32">;
168 defm V_CMPX_NGE_F32 : VOPC_32 <0x00000019, "V_CMPX_NGE_F32">;
169 defm V_CMPX_NLG_F32 : VOPC_32 <0x0000001a, "V_CMPX_NLG_F32">;
170 defm V_CMPX_NGT_F32 : VOPC_32 <0x0000001b, "V_CMPX_NGT_F32">;
171 defm V_CMPX_NLE_F32 : VOPC_32 <0x0000001c, "V_CMPX_NLE_F32">;
172 defm V_CMPX_NEQ_F32 : VOPC_32 <0x0000001d, "V_CMPX_NEQ_F32">;
173 defm V_CMPX_NLT_F32 : VOPC_32 <0x0000001e, "V_CMPX_NLT_F32">;
174 defm V_CMPX_TRU_F32 : VOPC_32 <0x0000001f, "V_CMPX_TRU_F32">;
175
176 } // End hasSideEffects = 1, Defs = [EXEC]
177
178 defm V_CMP_F_F64 : VOPC_64 <0x00000020, "V_CMP_F_F64">;
179 defm V_CMP_LT_F64 : VOPC_64 <0x00000021, "V_CMP_LT_F64", f64, COND_LT>;
180 defm V_CMP_EQ_F64 : VOPC_64 <0x00000022, "V_CMP_EQ_F64", f64, COND_EQ>;
181 defm V_CMP_LE_F64 : VOPC_64 <0x00000023, "V_CMP_LE_F64", f64, COND_LE>;
182 defm V_CMP_GT_F64 : VOPC_64 <0x00000024, "V_CMP_GT_F64", f64, COND_GT>;
183 defm V_CMP_LG_F64 : VOPC_64 <0x00000025, "V_CMP_LG_F64">;
184 defm V_CMP_GE_F64 : VOPC_64 <0x00000026, "V_CMP_GE_F64", f64, COND_GE>;
185 defm V_CMP_O_F64 : VOPC_64 <0x00000027, "V_CMP_O_F64">;
186 defm V_CMP_U_F64 : VOPC_64 <0x00000028, "V_CMP_U_F64">;
187 defm V_CMP_NGE_F64 : VOPC_64 <0x00000029, "V_CMP_NGE_F64">;
188 defm V_CMP_NLG_F64 : VOPC_64 <0x0000002a, "V_CMP_NLG_F64">;
189 defm V_CMP_NGT_F64 : VOPC_64 <0x0000002b, "V_CMP_NGT_F64">;
190 defm V_CMP_NLE_F64 : VOPC_64 <0x0000002c, "V_CMP_NLE_F64">;
191 defm V_CMP_NEQ_F64 : VOPC_64 <0x0000002d, "V_CMP_NEQ_F64", f64, COND_NE>;
192 defm V_CMP_NLT_F64 : VOPC_64 <0x0000002e, "V_CMP_NLT_F64">;
193 defm V_CMP_TRU_F64 : VOPC_64 <0x0000002f, "V_CMP_TRU_F64">;
194
195 let hasSideEffects = 1, Defs = [EXEC] in {
196
197 defm V_CMPX_F_F64 : VOPC_64 <0x00000030, "V_CMPX_F_F64">;
198 defm V_CMPX_LT_F64 : VOPC_64 <0x00000031, "V_CMPX_LT_F64">;
199 defm V_CMPX_EQ_F64 : VOPC_64 <0x00000032, "V_CMPX_EQ_F64">;
200 defm V_CMPX_LE_F64 : VOPC_64 <0x00000033, "V_CMPX_LE_F64">;
201 defm V_CMPX_GT_F64 : VOPC_64 <0x00000034, "V_CMPX_GT_F64">;
202 defm V_CMPX_LG_F64 : VOPC_64 <0x00000035, "V_CMPX_LG_F64">;
203 defm V_CMPX_GE_F64 : VOPC_64 <0x00000036, "V_CMPX_GE_F64">;
204 defm V_CMPX_O_F64 : VOPC_64 <0x00000037, "V_CMPX_O_F64">;
205 defm V_CMPX_U_F64 : VOPC_64 <0x00000038, "V_CMPX_U_F64">;
206 defm V_CMPX_NGE_F64 : VOPC_64 <0x00000039, "V_CMPX_NGE_F64">;
207 defm V_CMPX_NLG_F64 : VOPC_64 <0x0000003a, "V_CMPX_NLG_F64">;
208 defm V_CMPX_NGT_F64 : VOPC_64 <0x0000003b, "V_CMPX_NGT_F64">;
209 defm V_CMPX_NLE_F64 : VOPC_64 <0x0000003c, "V_CMPX_NLE_F64">;
210 defm V_CMPX_NEQ_F64 : VOPC_64 <0x0000003d, "V_CMPX_NEQ_F64">;
211 defm V_CMPX_NLT_F64 : VOPC_64 <0x0000003e, "V_CMPX_NLT_F64">;
212 defm V_CMPX_TRU_F64 : VOPC_64 <0x0000003f, "V_CMPX_TRU_F64">;
213
214 } // End hasSideEffects = 1, Defs = [EXEC]
215
216 defm V_CMPS_F_F32 : VOPC_32 <0x00000040, "V_CMPS_F_F32">;
217 defm V_CMPS_LT_F32 : VOPC_32 <0x00000041, "V_CMPS_LT_F32">;
218 defm V_CMPS_EQ_F32 : VOPC_32 <0x00000042, "V_CMPS_EQ_F32">;
219 defm V_CMPS_LE_F32 : VOPC_32 <0x00000043, "V_CMPS_LE_F32">;
220 defm V_CMPS_GT_F32 : VOPC_32 <0x00000044, "V_CMPS_GT_F32">;
221 defm V_CMPS_LG_F32 : VOPC_32 <0x00000045, "V_CMPS_LG_F32">;
222 defm V_CMPS_GE_F32 : VOPC_32 <0x00000046, "V_CMPS_GE_F32">;
223 defm V_CMPS_O_F32 : VOPC_32 <0x00000047, "V_CMPS_O_F32">;
224 defm V_CMPS_U_F32 : VOPC_32 <0x00000048, "V_CMPS_U_F32">;
225 defm V_CMPS_NGE_F32 : VOPC_32 <0x00000049, "V_CMPS_NGE_F32">;
226 defm V_CMPS_NLG_F32 : VOPC_32 <0x0000004a, "V_CMPS_NLG_F32">;
227 defm V_CMPS_NGT_F32 : VOPC_32 <0x0000004b, "V_CMPS_NGT_F32">;
228 defm V_CMPS_NLE_F32 : VOPC_32 <0x0000004c, "V_CMPS_NLE_F32">;
229 defm V_CMPS_NEQ_F32 : VOPC_32 <0x0000004d, "V_CMPS_NEQ_F32">;
230 defm V_CMPS_NLT_F32 : VOPC_32 <0x0000004e, "V_CMPS_NLT_F32">;
231 defm V_CMPS_TRU_F32 : VOPC_32 <0x0000004f, "V_CMPS_TRU_F32">;
232
233 let hasSideEffects = 1, Defs = [EXEC] in {
234
235 defm V_CMPSX_F_F32 : VOPC_32 <0x00000050, "V_CMPSX_F_F32">;
236 defm V_CMPSX_LT_F32 : VOPC_32 <0x00000051, "V_CMPSX_LT_F32">;
237 defm V_CMPSX_EQ_F32 : VOPC_32 <0x00000052, "V_CMPSX_EQ_F32">;
238 defm V_CMPSX_LE_F32 : VOPC_32 <0x00000053, "V_CMPSX_LE_F32">;
239 defm V_CMPSX_GT_F32 : VOPC_32 <0x00000054, "V_CMPSX_GT_F32">;
240 defm V_CMPSX_LG_F32 : VOPC_32 <0x00000055, "V_CMPSX_LG_F32">;
241 defm V_CMPSX_GE_F32 : VOPC_32 <0x00000056, "V_CMPSX_GE_F32">;
242 defm V_CMPSX_O_F32 : VOPC_32 <0x00000057, "V_CMPSX_O_F32">;
243 defm V_CMPSX_U_F32 : VOPC_32 <0x00000058, "V_CMPSX_U_F32">;
244 defm V_CMPSX_NGE_F32 : VOPC_32 <0x00000059, "V_CMPSX_NGE_F32">;
245 defm V_CMPSX_NLG_F32 : VOPC_32 <0x0000005a, "V_CMPSX_NLG_F32">;
246 defm V_CMPSX_NGT_F32 : VOPC_32 <0x0000005b, "V_CMPSX_NGT_F32">;
247 defm V_CMPSX_NLE_F32 : VOPC_32 <0x0000005c, "V_CMPSX_NLE_F32">;
248 defm V_CMPSX_NEQ_F32 : VOPC_32 <0x0000005d, "V_CMPSX_NEQ_F32">;
249 defm V_CMPSX_NLT_F32 : VOPC_32 <0x0000005e, "V_CMPSX_NLT_F32">;
250 defm V_CMPSX_TRU_F32 : VOPC_32 <0x0000005f, "V_CMPSX_TRU_F32">;
251
252 } // End hasSideEffects = 1, Defs = [EXEC]
253
254 defm V_CMPS_F_F64 : VOPC_64 <0x00000060, "V_CMPS_F_F64">;
255 defm V_CMPS_LT_F64 : VOPC_64 <0x00000061, "V_CMPS_LT_F64">;
256 defm V_CMPS_EQ_F64 : VOPC_64 <0x00000062, "V_CMPS_EQ_F64">;
257 defm V_CMPS_LE_F64 : VOPC_64 <0x00000063, "V_CMPS_LE_F64">;
258 defm V_CMPS_GT_F64 : VOPC_64 <0x00000064, "V_CMPS_GT_F64">;
259 defm V_CMPS_LG_F64 : VOPC_64 <0x00000065, "V_CMPS_LG_F64">;
260 defm V_CMPS_GE_F64 : VOPC_64 <0x00000066, "V_CMPS_GE_F64">;
261 defm V_CMPS_O_F64 : VOPC_64 <0x00000067, "V_CMPS_O_F64">;
262 defm V_CMPS_U_F64 : VOPC_64 <0x00000068, "V_CMPS_U_F64">;
263 defm V_CMPS_NGE_F64 : VOPC_64 <0x00000069, "V_CMPS_NGE_F64">;
264 defm V_CMPS_NLG_F64 : VOPC_64 <0x0000006a, "V_CMPS_NLG_F64">;
265 defm V_CMPS_NGT_F64 : VOPC_64 <0x0000006b, "V_CMPS_NGT_F64">;
266 defm V_CMPS_NLE_F64 : VOPC_64 <0x0000006c, "V_CMPS_NLE_F64">;
267 defm V_CMPS_NEQ_F64 : VOPC_64 <0x0000006d, "V_CMPS_NEQ_F64">;
268 defm V_CMPS_NLT_F64 : VOPC_64 <0x0000006e, "V_CMPS_NLT_F64">;
269 defm V_CMPS_TRU_F64 : VOPC_64 <0x0000006f, "V_CMPS_TRU_F64">;
270
271 let hasSideEffects = 1, Defs = [EXEC] in {
272
273 defm V_CMPSX_F_F64 : VOPC_64 <0x00000070, "V_CMPSX_F_F64">;
274 defm V_CMPSX_LT_F64 : VOPC_64 <0x00000071, "V_CMPSX_LT_F64">;
275 defm V_CMPSX_EQ_F64 : VOPC_64 <0x00000072, "V_CMPSX_EQ_F64">;
276 defm V_CMPSX_LE_F64 : VOPC_64 <0x00000073, "V_CMPSX_LE_F64">;
277 defm V_CMPSX_GT_F64 : VOPC_64 <0x00000074, "V_CMPSX_GT_F64">;
278 defm V_CMPSX_LG_F64 : VOPC_64 <0x00000075, "V_CMPSX_LG_F64">;
279 defm V_CMPSX_GE_F64 : VOPC_64 <0x00000076, "V_CMPSX_GE_F64">;
280 defm V_CMPSX_O_F64 : VOPC_64 <0x00000077, "V_CMPSX_O_F64">;
281 defm V_CMPSX_U_F64 : VOPC_64 <0x00000078, "V_CMPSX_U_F64">;
282 defm V_CMPSX_NGE_F64 : VOPC_64 <0x00000079, "V_CMPSX_NGE_F64">;
283 defm V_CMPSX_NLG_F64 : VOPC_64 <0x0000007a, "V_CMPSX_NLG_F64">;
284 defm V_CMPSX_NGT_F64 : VOPC_64 <0x0000007b, "V_CMPSX_NGT_F64">;
285 defm V_CMPSX_NLE_F64 : VOPC_64 <0x0000007c, "V_CMPSX_NLE_F64">;
286 defm V_CMPSX_NEQ_F64 : VOPC_64 <0x0000007d, "V_CMPSX_NEQ_F64">;
287 defm V_CMPSX_NLT_F64 : VOPC_64 <0x0000007e, "V_CMPSX_NLT_F64">;
288 defm V_CMPSX_TRU_F64 : VOPC_64 <0x0000007f, "V_CMPSX_TRU_F64">;
289
290 } // End hasSideEffects = 1, Defs = [EXEC]
291
292 defm V_CMP_F_I32 : VOPC_32 <0x00000080, "V_CMP_F_I32">;
293 defm V_CMP_LT_I32 : VOPC_32 <0x00000081, "V_CMP_LT_I32", i32, COND_LT>;
294 defm V_CMP_EQ_I32 : VOPC_32 <0x00000082, "V_CMP_EQ_I32", i32, COND_EQ>;
295 defm V_CMP_LE_I32 : VOPC_32 <0x00000083, "V_CMP_LE_I32", i32, COND_LE>;
296 defm V_CMP_GT_I32 : VOPC_32 <0x00000084, "V_CMP_GT_I32", i32, COND_GT>;
297 defm V_CMP_NE_I32 : VOPC_32 <0x00000085, "V_CMP_NE_I32", i32, COND_NE>;
298 defm V_CMP_GE_I32 : VOPC_32 <0x00000086, "V_CMP_GE_I32", i32, COND_GE>;
299 defm V_CMP_T_I32 : VOPC_32 <0x00000087, "V_CMP_T_I32">;
300
301 let hasSideEffects = 1, Defs = [EXEC] in {
302
303 defm V_CMPX_F_I32 : VOPC_32 <0x00000090, "V_CMPX_F_I32">;
304 defm V_CMPX_LT_I32 : VOPC_32 <0x00000091, "V_CMPX_LT_I32">;
305 defm V_CMPX_EQ_I32 : VOPC_32 <0x00000092, "V_CMPX_EQ_I32">;
306 defm V_CMPX_LE_I32 : VOPC_32 <0x00000093, "V_CMPX_LE_I32">;
307 defm V_CMPX_GT_I32 : VOPC_32 <0x00000094, "V_CMPX_GT_I32">;
308 defm V_CMPX_NE_I32 : VOPC_32 <0x00000095, "V_CMPX_NE_I32">;
309 defm V_CMPX_GE_I32 : VOPC_32 <0x00000096, "V_CMPX_GE_I32">;
310 defm V_CMPX_T_I32 : VOPC_32 <0x00000097, "V_CMPX_T_I32">;
311
312 } // End hasSideEffects = 1, Defs = [EXEC]
313
314 defm V_CMP_F_I64 : VOPC_64 <0x000000a0, "V_CMP_F_I64">;
315 defm V_CMP_LT_I64 : VOPC_64 <0x000000a1, "V_CMP_LT_I64">;
316 defm V_CMP_EQ_I64 : VOPC_64 <0x000000a2, "V_CMP_EQ_I64">;
317 defm V_CMP_LE_I64 : VOPC_64 <0x000000a3, "V_CMP_LE_I64">;
318 defm V_CMP_GT_I64 : VOPC_64 <0x000000a4, "V_CMP_GT_I64">;
319 defm V_CMP_NE_I64 : VOPC_64 <0x000000a5, "V_CMP_NE_I64">;
320 defm V_CMP_GE_I64 : VOPC_64 <0x000000a6, "V_CMP_GE_I64">;
321 defm V_CMP_T_I64 : VOPC_64 <0x000000a7, "V_CMP_T_I64">;
322
323 let hasSideEffects = 1, Defs = [EXEC] in {
324
325 defm V_CMPX_F_I64 : VOPC_64 <0x000000b0, "V_CMPX_F_I64">;
326 defm V_CMPX_LT_I64 : VOPC_64 <0x000000b1, "V_CMPX_LT_I64">;
327 defm V_CMPX_EQ_I64 : VOPC_64 <0x000000b2, "V_CMPX_EQ_I64">;
328 defm V_CMPX_LE_I64 : VOPC_64 <0x000000b3, "V_CMPX_LE_I64">;
329 defm V_CMPX_GT_I64 : VOPC_64 <0x000000b4, "V_CMPX_GT_I64">;
330 defm V_CMPX_NE_I64 : VOPC_64 <0x000000b5, "V_CMPX_NE_I64">;
331 defm V_CMPX_GE_I64 : VOPC_64 <0x000000b6, "V_CMPX_GE_I64">;
332 defm V_CMPX_T_I64 : VOPC_64 <0x000000b7, "V_CMPX_T_I64">;
333
334 } // End hasSideEffects = 1, Defs = [EXEC]
335
336 defm V_CMP_F_U32 : VOPC_32 <0x000000c0, "V_CMP_F_U32">;
337 defm V_CMP_LT_U32 : VOPC_32 <0x000000c1, "V_CMP_LT_U32">;
338 defm V_CMP_EQ_U32 : VOPC_32 <0x000000c2, "V_CMP_EQ_U32">;
339 defm V_CMP_LE_U32 : VOPC_32 <0x000000c3, "V_CMP_LE_U32">;
340 defm V_CMP_GT_U32 : VOPC_32 <0x000000c4, "V_CMP_GT_U32">;
341 defm V_CMP_NE_U32 : VOPC_32 <0x000000c5, "V_CMP_NE_U32">;
342 defm V_CMP_GE_U32 : VOPC_32 <0x000000c6, "V_CMP_GE_U32">;
343 defm V_CMP_T_U32 : VOPC_32 <0x000000c7, "V_CMP_T_U32">;
344
345 let hasSideEffects = 1, Defs = [EXEC] in {
346
347 defm V_CMPX_F_U32 : VOPC_32 <0x000000d0, "V_CMPX_F_U32">;
348 defm V_CMPX_LT_U32 : VOPC_32 <0x000000d1, "V_CMPX_LT_U32">;
349 defm V_CMPX_EQ_U32 : VOPC_32 <0x000000d2, "V_CMPX_EQ_U32">;
350 defm V_CMPX_LE_U32 : VOPC_32 <0x000000d3, "V_CMPX_LE_U32">;
351 defm V_CMPX_GT_U32 : VOPC_32 <0x000000d4, "V_CMPX_GT_U32">;
352 defm V_CMPX_NE_U32 : VOPC_32 <0x000000d5, "V_CMPX_NE_U32">;
353 defm V_CMPX_GE_U32 : VOPC_32 <0x000000d6, "V_CMPX_GE_U32">;
354 defm V_CMPX_T_U32 : VOPC_32 <0x000000d7, "V_CMPX_T_U32">;
355
356 } // End hasSideEffects = 1, Defs = [EXEC]
357
358 defm V_CMP_F_U64 : VOPC_64 <0x000000e0, "V_CMP_F_U64">;
359 defm V_CMP_LT_U64 : VOPC_64 <0x000000e1, "V_CMP_LT_U64">;
360 defm V_CMP_EQ_U64 : VOPC_64 <0x000000e2, "V_CMP_EQ_U64">;
361 defm V_CMP_LE_U64 : VOPC_64 <0x000000e3, "V_CMP_LE_U64">;
362 defm V_CMP_GT_U64 : VOPC_64 <0x000000e4, "V_CMP_GT_U64">;
363 defm V_CMP_NE_U64 : VOPC_64 <0x000000e5, "V_CMP_NE_U64">;
364 defm V_CMP_GE_U64 : VOPC_64 <0x000000e6, "V_CMP_GE_U64">;
365 defm V_CMP_T_U64 : VOPC_64 <0x000000e7, "V_CMP_T_U64">;
366
367 let hasSideEffects = 1, Defs = [EXEC] in {
368
369 defm V_CMPX_F_U64 : VOPC_64 <0x000000f0, "V_CMPX_F_U64">;
370 defm V_CMPX_LT_U64 : VOPC_64 <0x000000f1, "V_CMPX_LT_U64">;
371 defm V_CMPX_EQ_U64 : VOPC_64 <0x000000f2, "V_CMPX_EQ_U64">;
372 defm V_CMPX_LE_U64 : VOPC_64 <0x000000f3, "V_CMPX_LE_U64">;
373 defm V_CMPX_GT_U64 : VOPC_64 <0x000000f4, "V_CMPX_GT_U64">;
374 defm V_CMPX_NE_U64 : VOPC_64 <0x000000f5, "V_CMPX_NE_U64">;
375 defm V_CMPX_GE_U64 : VOPC_64 <0x000000f6, "V_CMPX_GE_U64">;
376 defm V_CMPX_T_U64 : VOPC_64 <0x000000f7, "V_CMPX_T_U64">;
377
378 } // End hasSideEffects = 1, Defs = [EXEC]
379
380 defm V_CMP_CLASS_F32 : VOPC_32 <0x00000088, "V_CMP_CLASS_F32">;
381
382 let hasSideEffects = 1, Defs = [EXEC] in {
383 defm V_CMPX_CLASS_F32 : VOPC_32 <0x00000098, "V_CMPX_CLASS_F32">;
384 } // End hasSideEffects = 1, Defs = [EXEC]
385
386 defm V_CMP_CLASS_F64 : VOPC_64 <0x000000a8, "V_CMP_CLASS_F64">;
387
388 let hasSideEffects = 1, Defs = [EXEC] in {
389 defm V_CMPX_CLASS_F64 : VOPC_64 <0x000000b8, "V_CMPX_CLASS_F64">;
390 } // End hasSideEffects = 1, Defs = [EXEC]
391
392 } // End isCompare = 1
393
394 def DS_WRITE_B32 : DS_Store_Helper <0x0000000d, "DS_WRITE_B32", VReg_32>;
395 def DS_WRITE_B8 : DS_Store_Helper <0x00000001e, "DS_WRITE_B8", VReg_32>;
396 def DS_WRITE_B16 : DS_Store_Helper <0x00000001f, "DS_WRITE_B16", VReg_32>;
397 def DS_READ_B32 : DS_Load_Helper <0x00000036, "DS_READ_B32", VReg_32>;
398 def DS_READ_I8 : DS_Load_Helper <0x00000039, "DS_READ_I8", VReg_32>;
399 def DS_READ_U8 : DS_Load_Helper <0x0000003a, "DS_READ_U8", VReg_32>;
400 def DS_READ_I16 : DS_Load_Helper <0x0000003b, "DS_READ_I16", VReg_32>;
401 def DS_READ_U16 : DS_Load_Helper <0x0000003c, "DS_READ_U16", VReg_32>;
402
403 //def BUFFER_LOAD_FORMAT_X : MUBUF_ <0x00000000, "BUFFER_LOAD_FORMAT_X", []>;
404 //def BUFFER_LOAD_FORMAT_XY : MUBUF_ <0x00000001, "BUFFER_LOAD_FORMAT_XY", []>;
405 //def BUFFER_LOAD_FORMAT_XYZ : MUBUF_ <0x00000002, "BUFFER_LOAD_FORMAT_XYZ", []>;
406 defm BUFFER_LOAD_FORMAT_XYZW : MUBUF_Load_Helper <0x00000003, "BUFFER_LOAD_FORMAT_XYZW", VReg_128>;
407 //def BUFFER_STORE_FORMAT_X : MUBUF_ <0x00000004, "BUFFER_STORE_FORMAT_X", []>;
408 //def BUFFER_STORE_FORMAT_XY : MUBUF_ <0x00000005, "BUFFER_STORE_FORMAT_XY", []>;
409 //def BUFFER_STORE_FORMAT_XYZ : MUBUF_ <0x00000006, "BUFFER_STORE_FORMAT_XYZ", []>;
410 //def BUFFER_STORE_FORMAT_XYZW : MUBUF_ <0x00000007, "BUFFER_STORE_FORMAT_XYZW", []>;
411 defm BUFFER_LOAD_UBYTE : MUBUF_Load_Helper <0x00000008, "BUFFER_LOAD_UBYTE", VReg_32>;
412 defm BUFFER_LOAD_SBYTE : MUBUF_Load_Helper <0x00000009, "BUFFER_LOAD_SBYTE", VReg_32>;
413 defm BUFFER_LOAD_USHORT : MUBUF_Load_Helper <0x0000000a, "BUFFER_LOAD_USHORT", VReg_32>;
414 defm BUFFER_LOAD_SSHORT : MUBUF_Load_Helper <0x0000000b, "BUFFER_LOAD_SSHORT", VReg_32>;
415 defm BUFFER_LOAD_DWORD : MUBUF_Load_Helper <0x0000000c, "BUFFER_LOAD_DWORD", VReg_32>;
416 defm BUFFER_LOAD_DWORDX2 : MUBUF_Load_Helper <0x0000000d, "BUFFER_LOAD_DWORDX2", VReg_64>;
417 defm BUFFER_LOAD_DWORDX4 : MUBUF_Load_Helper <0x0000000e, "BUFFER_LOAD_DWORDX4", VReg_128>;
418
419 def BUFFER_STORE_BYTE : MUBUF_Store_Helper <
420   0x00000018, "BUFFER_STORE_BYTE", VReg_32
421 >;
422
423 def BUFFER_STORE_SHORT : MUBUF_Store_Helper <
424   0x0000001a, "BUFFER_STORE_SHORT", VReg_32
425 >;
426
427 def BUFFER_STORE_DWORD : MUBUF_Store_Helper <
428   0x0000001c, "BUFFER_STORE_DWORD", VReg_32
429 >;
430
431 def BUFFER_STORE_DWORDX2 : MUBUF_Store_Helper <
432   0x0000001d, "BUFFER_STORE_DWORDX2", VReg_64
433 >;
434
435 def BUFFER_STORE_DWORDX4 : MUBUF_Store_Helper <
436   0x0000001e, "BUFFER_STORE_DWORDX4", VReg_128
437 >;
438 //def BUFFER_ATOMIC_SWAP : MUBUF_ <0x00000030, "BUFFER_ATOMIC_SWAP", []>;
439 //def BUFFER_ATOMIC_CMPSWAP : MUBUF_ <0x00000031, "BUFFER_ATOMIC_CMPSWAP", []>;
440 //def BUFFER_ATOMIC_ADD : MUBUF_ <0x00000032, "BUFFER_ATOMIC_ADD", []>;
441 //def BUFFER_ATOMIC_SUB : MUBUF_ <0x00000033, "BUFFER_ATOMIC_SUB", []>;
442 //def BUFFER_ATOMIC_RSUB : MUBUF_ <0x00000034, "BUFFER_ATOMIC_RSUB", []>;
443 //def BUFFER_ATOMIC_SMIN : MUBUF_ <0x00000035, "BUFFER_ATOMIC_SMIN", []>;
444 //def BUFFER_ATOMIC_UMIN : MUBUF_ <0x00000036, "BUFFER_ATOMIC_UMIN", []>;
445 //def BUFFER_ATOMIC_SMAX : MUBUF_ <0x00000037, "BUFFER_ATOMIC_SMAX", []>;
446 //def BUFFER_ATOMIC_UMAX : MUBUF_ <0x00000038, "BUFFER_ATOMIC_UMAX", []>;
447 //def BUFFER_ATOMIC_AND : MUBUF_ <0x00000039, "BUFFER_ATOMIC_AND", []>;
448 //def BUFFER_ATOMIC_OR : MUBUF_ <0x0000003a, "BUFFER_ATOMIC_OR", []>;
449 //def BUFFER_ATOMIC_XOR : MUBUF_ <0x0000003b, "BUFFER_ATOMIC_XOR", []>;
450 //def BUFFER_ATOMIC_INC : MUBUF_ <0x0000003c, "BUFFER_ATOMIC_INC", []>;
451 //def BUFFER_ATOMIC_DEC : MUBUF_ <0x0000003d, "BUFFER_ATOMIC_DEC", []>;
452 //def BUFFER_ATOMIC_FCMPSWAP : MUBUF_ <0x0000003e, "BUFFER_ATOMIC_FCMPSWAP", []>;
453 //def BUFFER_ATOMIC_FMIN : MUBUF_ <0x0000003f, "BUFFER_ATOMIC_FMIN", []>;
454 //def BUFFER_ATOMIC_FMAX : MUBUF_ <0x00000040, "BUFFER_ATOMIC_FMAX", []>;
455 //def BUFFER_ATOMIC_SWAP_X2 : MUBUF_X2 <0x00000050, "BUFFER_ATOMIC_SWAP_X2", []>;
456 //def BUFFER_ATOMIC_CMPSWAP_X2 : MUBUF_X2 <0x00000051, "BUFFER_ATOMIC_CMPSWAP_X2", []>;
457 //def BUFFER_ATOMIC_ADD_X2 : MUBUF_X2 <0x00000052, "BUFFER_ATOMIC_ADD_X2", []>;
458 //def BUFFER_ATOMIC_SUB_X2 : MUBUF_X2 <0x00000053, "BUFFER_ATOMIC_SUB_X2", []>;
459 //def BUFFER_ATOMIC_RSUB_X2 : MUBUF_X2 <0x00000054, "BUFFER_ATOMIC_RSUB_X2", []>;
460 //def BUFFER_ATOMIC_SMIN_X2 : MUBUF_X2 <0x00000055, "BUFFER_ATOMIC_SMIN_X2", []>;
461 //def BUFFER_ATOMIC_UMIN_X2 : MUBUF_X2 <0x00000056, "BUFFER_ATOMIC_UMIN_X2", []>;
462 //def BUFFER_ATOMIC_SMAX_X2 : MUBUF_X2 <0x00000057, "BUFFER_ATOMIC_SMAX_X2", []>;
463 //def BUFFER_ATOMIC_UMAX_X2 : MUBUF_X2 <0x00000058, "BUFFER_ATOMIC_UMAX_X2", []>;
464 //def BUFFER_ATOMIC_AND_X2 : MUBUF_X2 <0x00000059, "BUFFER_ATOMIC_AND_X2", []>;
465 //def BUFFER_ATOMIC_OR_X2 : MUBUF_X2 <0x0000005a, "BUFFER_ATOMIC_OR_X2", []>;
466 //def BUFFER_ATOMIC_XOR_X2 : MUBUF_X2 <0x0000005b, "BUFFER_ATOMIC_XOR_X2", []>;
467 //def BUFFER_ATOMIC_INC_X2 : MUBUF_X2 <0x0000005c, "BUFFER_ATOMIC_INC_X2", []>;
468 //def BUFFER_ATOMIC_DEC_X2 : MUBUF_X2 <0x0000005d, "BUFFER_ATOMIC_DEC_X2", []>;
469 //def BUFFER_ATOMIC_FCMPSWAP_X2 : MUBUF_X2 <0x0000005e, "BUFFER_ATOMIC_FCMPSWAP_X2", []>;
470 //def BUFFER_ATOMIC_FMIN_X2 : MUBUF_X2 <0x0000005f, "BUFFER_ATOMIC_FMIN_X2", []>;
471 //def BUFFER_ATOMIC_FMAX_X2 : MUBUF_X2 <0x00000060, "BUFFER_ATOMIC_FMAX_X2", []>;
472 //def BUFFER_WBINVL1_SC : MUBUF_WBINVL1 <0x00000070, "BUFFER_WBINVL1_SC", []>;
473 //def BUFFER_WBINVL1 : MUBUF_WBINVL1 <0x00000071, "BUFFER_WBINVL1", []>;
474 //def TBUFFER_LOAD_FORMAT_X : MTBUF_ <0x00000000, "TBUFFER_LOAD_FORMAT_X", []>;
475 //def TBUFFER_LOAD_FORMAT_XY : MTBUF_ <0x00000001, "TBUFFER_LOAD_FORMAT_XY", []>;
476 //def TBUFFER_LOAD_FORMAT_XYZ : MTBUF_ <0x00000002, "TBUFFER_LOAD_FORMAT_XYZ", []>;
477 def TBUFFER_LOAD_FORMAT_XYZW : MTBUF_Load_Helper <0x00000003, "TBUFFER_LOAD_FORMAT_XYZW", VReg_128>;
478 //def TBUFFER_STORE_FORMAT_X : MTBUF_ <0x00000004, "TBUFFER_STORE_FORMAT_X", []>;
479 //def TBUFFER_STORE_FORMAT_XY : MTBUF_ <0x00000005, "TBUFFER_STORE_FORMAT_XY", []>;
480 //def TBUFFER_STORE_FORMAT_XYZ : MTBUF_ <0x00000006, "TBUFFER_STORE_FORMAT_XYZ", []>;
481 //def TBUFFER_STORE_FORMAT_XYZW : MTBUF_ <0x00000007, "TBUFFER_STORE_FORMAT_XYZW", []>;
482
483 let mayLoad = 1 in {
484
485 defm S_LOAD_DWORD : SMRD_Helper <0x00, "S_LOAD_DWORD", SReg_64, SReg_32>;
486 defm S_LOAD_DWORDX2 : SMRD_Helper <0x01, "S_LOAD_DWORDX2", SReg_64, SReg_64>;
487 defm S_LOAD_DWORDX4 : SMRD_Helper <0x02, "S_LOAD_DWORDX4", SReg_64, SReg_128>;
488 defm S_LOAD_DWORDX8 : SMRD_Helper <0x03, "S_LOAD_DWORDX8", SReg_64, SReg_256>;
489 defm S_LOAD_DWORDX16 : SMRD_Helper <0x04, "S_LOAD_DWORDX16", SReg_64, SReg_512>;
490
491 defm S_BUFFER_LOAD_DWORD : SMRD_Helper <
492   0x08, "S_BUFFER_LOAD_DWORD", SReg_128, SReg_32
493 >;
494
495 defm S_BUFFER_LOAD_DWORDX2 : SMRD_Helper <
496   0x09, "S_BUFFER_LOAD_DWORDX2", SReg_128, SReg_64
497 >;
498
499 defm S_BUFFER_LOAD_DWORDX4 : SMRD_Helper <
500   0x0a, "S_BUFFER_LOAD_DWORDX4", SReg_128, SReg_128
501 >;
502
503 defm S_BUFFER_LOAD_DWORDX8 : SMRD_Helper <
504   0x0b, "S_BUFFER_LOAD_DWORDX8", SReg_128, SReg_256
505 >;
506
507 defm S_BUFFER_LOAD_DWORDX16 : SMRD_Helper <
508   0x0c, "S_BUFFER_LOAD_DWORDX16", SReg_128, SReg_512
509 >;
510
511 } // mayLoad = 1
512
513 //def S_MEMTIME : SMRD_ <0x0000001e, "S_MEMTIME", []>;
514 //def S_DCACHE_INV : SMRD_ <0x0000001f, "S_DCACHE_INV", []>;
515 defm IMAGE_LOAD : MIMG_NoSampler <0x00000000, "IMAGE_LOAD">;
516 defm IMAGE_LOAD_MIP : MIMG_NoSampler <0x00000001, "IMAGE_LOAD_MIP">;
517 //def IMAGE_LOAD_PCK : MIMG_NoPattern_ <"IMAGE_LOAD_PCK", 0x00000002>;
518 //def IMAGE_LOAD_PCK_SGN : MIMG_NoPattern_ <"IMAGE_LOAD_PCK_SGN", 0x00000003>;
519 //def IMAGE_LOAD_MIP_PCK : MIMG_NoPattern_ <"IMAGE_LOAD_MIP_PCK", 0x00000004>;
520 //def IMAGE_LOAD_MIP_PCK_SGN : MIMG_NoPattern_ <"IMAGE_LOAD_MIP_PCK_SGN", 0x00000005>;
521 //def IMAGE_STORE : MIMG_NoPattern_ <"IMAGE_STORE", 0x00000008>;
522 //def IMAGE_STORE_MIP : MIMG_NoPattern_ <"IMAGE_STORE_MIP", 0x00000009>;
523 //def IMAGE_STORE_PCK : MIMG_NoPattern_ <"IMAGE_STORE_PCK", 0x0000000a>;
524 //def IMAGE_STORE_MIP_PCK : MIMG_NoPattern_ <"IMAGE_STORE_MIP_PCK", 0x0000000b>;
525 def IMAGE_GET_RESINFO : MIMG_NoSampler_Helper <0x0000000e, "IMAGE_GET_RESINFO", VReg_32>;
526 //def IMAGE_ATOMIC_SWAP : MIMG_NoPattern_ <"IMAGE_ATOMIC_SWAP", 0x0000000f>;
527 //def IMAGE_ATOMIC_CMPSWAP : MIMG_NoPattern_ <"IMAGE_ATOMIC_CMPSWAP", 0x00000010>;
528 //def IMAGE_ATOMIC_ADD : MIMG_NoPattern_ <"IMAGE_ATOMIC_ADD", 0x00000011>;
529 //def IMAGE_ATOMIC_SUB : MIMG_NoPattern_ <"IMAGE_ATOMIC_SUB", 0x00000012>;
530 //def IMAGE_ATOMIC_RSUB : MIMG_NoPattern_ <"IMAGE_ATOMIC_RSUB", 0x00000013>;
531 //def IMAGE_ATOMIC_SMIN : MIMG_NoPattern_ <"IMAGE_ATOMIC_SMIN", 0x00000014>;
532 //def IMAGE_ATOMIC_UMIN : MIMG_NoPattern_ <"IMAGE_ATOMIC_UMIN", 0x00000015>;
533 //def IMAGE_ATOMIC_SMAX : MIMG_NoPattern_ <"IMAGE_ATOMIC_SMAX", 0x00000016>;
534 //def IMAGE_ATOMIC_UMAX : MIMG_NoPattern_ <"IMAGE_ATOMIC_UMAX", 0x00000017>;
535 //def IMAGE_ATOMIC_AND : MIMG_NoPattern_ <"IMAGE_ATOMIC_AND", 0x00000018>;
536 //def IMAGE_ATOMIC_OR : MIMG_NoPattern_ <"IMAGE_ATOMIC_OR", 0x00000019>;
537 //def IMAGE_ATOMIC_XOR : MIMG_NoPattern_ <"IMAGE_ATOMIC_XOR", 0x0000001a>;
538 //def IMAGE_ATOMIC_INC : MIMG_NoPattern_ <"IMAGE_ATOMIC_INC", 0x0000001b>;
539 //def IMAGE_ATOMIC_DEC : MIMG_NoPattern_ <"IMAGE_ATOMIC_DEC", 0x0000001c>;
540 //def IMAGE_ATOMIC_FCMPSWAP : MIMG_NoPattern_ <"IMAGE_ATOMIC_FCMPSWAP", 0x0000001d>;
541 //def IMAGE_ATOMIC_FMIN : MIMG_NoPattern_ <"IMAGE_ATOMIC_FMIN", 0x0000001e>;
542 //def IMAGE_ATOMIC_FMAX : MIMG_NoPattern_ <"IMAGE_ATOMIC_FMAX", 0x0000001f>;
543 defm IMAGE_SAMPLE : MIMG_Sampler <0x00000020, "IMAGE_SAMPLE">;
544 //def IMAGE_SAMPLE_CL : MIMG_NoPattern_ <"IMAGE_SAMPLE_CL", 0x00000021>;
545 defm IMAGE_SAMPLE_D : MIMG_Sampler <0x00000022, "IMAGE_SAMPLE_D">;
546 //def IMAGE_SAMPLE_D_CL : MIMG_NoPattern_ <"IMAGE_SAMPLE_D_CL", 0x00000023>;
547 defm IMAGE_SAMPLE_L : MIMG_Sampler <0x00000024, "IMAGE_SAMPLE_L">;
548 defm IMAGE_SAMPLE_B : MIMG_Sampler <0x00000025, "IMAGE_SAMPLE_B">;
549 //def IMAGE_SAMPLE_B_CL : MIMG_NoPattern_ <"IMAGE_SAMPLE_B_CL", 0x00000026>;
550 //def IMAGE_SAMPLE_LZ : MIMG_NoPattern_ <"IMAGE_SAMPLE_LZ", 0x00000027>;
551 defm IMAGE_SAMPLE_C : MIMG_Sampler <0x00000028, "IMAGE_SAMPLE_C">;
552 //def IMAGE_SAMPLE_C_CL : MIMG_NoPattern_ <"IMAGE_SAMPLE_C_CL", 0x00000029>;
553 defm IMAGE_SAMPLE_C_D : MIMG_Sampler <0x0000002a, "IMAGE_SAMPLE_C_D">;
554 //def IMAGE_SAMPLE_C_D_CL : MIMG_NoPattern_ <"IMAGE_SAMPLE_C_D_CL", 0x0000002b>;
555 defm IMAGE_SAMPLE_C_L : MIMG_Sampler <0x0000002c, "IMAGE_SAMPLE_C_L">;
556 defm IMAGE_SAMPLE_C_B : MIMG_Sampler <0x0000002d, "IMAGE_SAMPLE_C_B">;
557 //def IMAGE_SAMPLE_C_B_CL : MIMG_NoPattern_ <"IMAGE_SAMPLE_C_B_CL", 0x0000002e>;
558 //def IMAGE_SAMPLE_C_LZ : MIMG_NoPattern_ <"IMAGE_SAMPLE_C_LZ", 0x0000002f>;
559 //def IMAGE_SAMPLE_O : MIMG_NoPattern_ <"IMAGE_SAMPLE_O", 0x00000030>;
560 //def IMAGE_SAMPLE_CL_O : MIMG_NoPattern_ <"IMAGE_SAMPLE_CL_O", 0x00000031>;
561 //def IMAGE_SAMPLE_D_O : MIMG_NoPattern_ <"IMAGE_SAMPLE_D_O", 0x00000032>;
562 //def IMAGE_SAMPLE_D_CL_O : MIMG_NoPattern_ <"IMAGE_SAMPLE_D_CL_O", 0x00000033>;
563 //def IMAGE_SAMPLE_L_O : MIMG_NoPattern_ <"IMAGE_SAMPLE_L_O", 0x00000034>;
564 //def IMAGE_SAMPLE_B_O : MIMG_NoPattern_ <"IMAGE_SAMPLE_B_O", 0x00000035>;
565 //def IMAGE_SAMPLE_B_CL_O : MIMG_NoPattern_ <"IMAGE_SAMPLE_B_CL_O", 0x00000036>;
566 //def IMAGE_SAMPLE_LZ_O : MIMG_NoPattern_ <"IMAGE_SAMPLE_LZ_O", 0x00000037>;
567 //def IMAGE_SAMPLE_C_O : MIMG_NoPattern_ <"IMAGE_SAMPLE_C_O", 0x00000038>;
568 //def IMAGE_SAMPLE_C_CL_O : MIMG_NoPattern_ <"IMAGE_SAMPLE_C_CL_O", 0x00000039>;
569 //def IMAGE_SAMPLE_C_D_O : MIMG_NoPattern_ <"IMAGE_SAMPLE_C_D_O", 0x0000003a>;
570 //def IMAGE_SAMPLE_C_D_CL_O : MIMG_NoPattern_ <"IMAGE_SAMPLE_C_D_CL_O", 0x0000003b>;
571 //def IMAGE_SAMPLE_C_L_O : MIMG_NoPattern_ <"IMAGE_SAMPLE_C_L_O", 0x0000003c>;
572 //def IMAGE_SAMPLE_C_B_O : MIMG_NoPattern_ <"IMAGE_SAMPLE_C_B_O", 0x0000003d>;
573 //def IMAGE_SAMPLE_C_B_CL_O : MIMG_NoPattern_ <"IMAGE_SAMPLE_C_B_CL_O", 0x0000003e>;
574 //def IMAGE_SAMPLE_C_LZ_O : MIMG_NoPattern_ <"IMAGE_SAMPLE_C_LZ_O", 0x0000003f>;
575 //def IMAGE_GATHER4 : MIMG_NoPattern_GATHER4 <"IMAGE_GATHER4", 0x00000040>;
576 //def IMAGE_GATHER4_CL : MIMG_NoPattern_GATHER4 <"IMAGE_GATHER4_CL", 0x00000041>;
577 //def IMAGE_GATHER4_L : MIMG_NoPattern_GATHER4 <"IMAGE_GATHER4_L", 0x00000044>;
578 //def IMAGE_GATHER4_B : MIMG_NoPattern_GATHER4 <"IMAGE_GATHER4_B", 0x00000045>;
579 //def IMAGE_GATHER4_B_CL : MIMG_NoPattern_GATHER4 <"IMAGE_GATHER4_B_CL", 0x00000046>;
580 //def IMAGE_GATHER4_LZ : MIMG_NoPattern_GATHER4 <"IMAGE_GATHER4_LZ", 0x00000047>;
581 //def IMAGE_GATHER4_C : MIMG_NoPattern_GATHER4 <"IMAGE_GATHER4_C", 0x00000048>;
582 //def IMAGE_GATHER4_C_CL : MIMG_NoPattern_GATHER4 <"IMAGE_GATHER4_C_CL", 0x00000049>;
583 //def IMAGE_GATHER4_C_L : MIMG_NoPattern_GATHER4 <"IMAGE_GATHER4_C_L", 0x0000004c>;
584 //def IMAGE_GATHER4_C_B : MIMG_NoPattern_GATHER4 <"IMAGE_GATHER4_C_B", 0x0000004d>;
585 //def IMAGE_GATHER4_C_B_CL : MIMG_NoPattern_GATHER4 <"IMAGE_GATHER4_C_B_CL", 0x0000004e>;
586 //def IMAGE_GATHER4_C_LZ : MIMG_NoPattern_GATHER4 <"IMAGE_GATHER4_C_LZ", 0x0000004f>;
587 //def IMAGE_GATHER4_O : MIMG_NoPattern_GATHER4 <"IMAGE_GATHER4_O", 0x00000050>;
588 //def IMAGE_GATHER4_CL_O : MIMG_NoPattern_GATHER4 <"IMAGE_GATHER4_CL_O", 0x00000051>;
589 //def IMAGE_GATHER4_L_O : MIMG_NoPattern_GATHER4 <"IMAGE_GATHER4_L_O", 0x00000054>;
590 //def IMAGE_GATHER4_B_O : MIMG_NoPattern_GATHER4 <"IMAGE_GATHER4_B_O", 0x00000055>;
591 //def IMAGE_GATHER4_B_CL_O : MIMG_NoPattern_GATHER4 <"IMAGE_GATHER4_B_CL_O", 0x00000056>;
592 //def IMAGE_GATHER4_LZ_O : MIMG_NoPattern_GATHER4 <"IMAGE_GATHER4_LZ_O", 0x00000057>;
593 //def IMAGE_GATHER4_C_O : MIMG_NoPattern_GATHER4 <"IMAGE_GATHER4_C_O", 0x00000058>;
594 //def IMAGE_GATHER4_C_CL_O : MIMG_NoPattern_GATHER4 <"IMAGE_GATHER4_C_CL_O", 0x00000059>;
595 //def IMAGE_GATHER4_C_L_O : MIMG_NoPattern_GATHER4 <"IMAGE_GATHER4_C_L_O", 0x0000005c>;
596 //def IMAGE_GATHER4_C_B_O : MIMG_NoPattern_GATHER4 <"IMAGE_GATHER4_C_B_O", 0x0000005d>;
597 //def IMAGE_GATHER4_C_B_CL_O : MIMG_NoPattern_GATHER4 <"IMAGE_GATHER4_C_B_CL_O", 0x0000005e>;
598 //def IMAGE_GATHER4_C_LZ_O : MIMG_NoPattern_GATHER4 <"IMAGE_GATHER4_C_LZ_O", 0x0000005f>;
599 //def IMAGE_GET_LOD : MIMG_NoPattern_ <"IMAGE_GET_LOD", 0x00000060>;
600 //def IMAGE_SAMPLE_CD : MIMG_NoPattern_ <"IMAGE_SAMPLE_CD", 0x00000068>;
601 //def IMAGE_SAMPLE_CD_CL : MIMG_NoPattern_ <"IMAGE_SAMPLE_CD_CL", 0x00000069>;
602 //def IMAGE_SAMPLE_C_CD : MIMG_NoPattern_ <"IMAGE_SAMPLE_C_CD", 0x0000006a>;
603 //def IMAGE_SAMPLE_C_CD_CL : MIMG_NoPattern_ <"IMAGE_SAMPLE_C_CD_CL", 0x0000006b>;
604 //def IMAGE_SAMPLE_CD_O : MIMG_NoPattern_ <"IMAGE_SAMPLE_CD_O", 0x0000006c>;
605 //def IMAGE_SAMPLE_CD_CL_O : MIMG_NoPattern_ <"IMAGE_SAMPLE_CD_CL_O", 0x0000006d>;
606 //def IMAGE_SAMPLE_C_CD_O : MIMG_NoPattern_ <"IMAGE_SAMPLE_C_CD_O", 0x0000006e>;
607 //def IMAGE_SAMPLE_C_CD_CL_O : MIMG_NoPattern_ <"IMAGE_SAMPLE_C_CD_CL_O", 0x0000006f>;
608 //def IMAGE_RSRC256 : MIMG_NoPattern_RSRC256 <"IMAGE_RSRC256", 0x0000007e>;
609 //def IMAGE_SAMPLER : MIMG_NoPattern_ <"IMAGE_SAMPLER", 0x0000007f>;
610 //def V_NOP : VOP1_ <0x00000000, "V_NOP", []>;
611
612
613 let neverHasSideEffects = 1, isMoveImm = 1 in {
614 defm V_MOV_B32 : VOP1_32 <0x00000001, "V_MOV_B32", []>;
615 } // End neverHasSideEffects = 1, isMoveImm = 1
616
617 defm V_READFIRSTLANE_B32 : VOP1_32 <0x00000002, "V_READFIRSTLANE_B32", []>;
618 defm V_CVT_I32_F64 : VOP1_32_64 <0x00000003, "V_CVT_I32_F64",
619   [(set i32:$dst, (fp_to_sint f64:$src0))]
620 >;
621 defm V_CVT_F64_I32 : VOP1_64_32 <0x00000004, "V_CVT_F64_I32",
622   [(set f64:$dst, (sint_to_fp i32:$src0))]
623 >;
624 defm V_CVT_F32_I32 : VOP1_32 <0x00000005, "V_CVT_F32_I32",
625   [(set f32:$dst, (sint_to_fp i32:$src0))]
626 >;
627 defm V_CVT_F32_U32 : VOP1_32 <0x00000006, "V_CVT_F32_U32",
628   [(set f32:$dst, (uint_to_fp i32:$src0))]
629 >;
630 defm V_CVT_U32_F32 : VOP1_32 <0x00000007, "V_CVT_U32_F32",
631   [(set i32:$dst, (fp_to_uint f32:$src0))]
632 >;
633 defm V_CVT_I32_F32 : VOP1_32 <0x00000008, "V_CVT_I32_F32",
634   [(set i32:$dst, (fp_to_sint f32:$src0))]
635 >;
636 defm V_MOV_FED_B32 : VOP1_32 <0x00000009, "V_MOV_FED_B32", []>;
637 ////def V_CVT_F16_F32 : VOP1_F16 <0x0000000a, "V_CVT_F16_F32", []>;
638 //defm V_CVT_F32_F16 : VOP1_32 <0x0000000b, "V_CVT_F32_F16", []>;
639 //defm V_CVT_RPI_I32_F32 : VOP1_32 <0x0000000c, "V_CVT_RPI_I32_F32", []>;
640 //defm V_CVT_FLR_I32_F32 : VOP1_32 <0x0000000d, "V_CVT_FLR_I32_F32", []>;
641 //defm V_CVT_OFF_F32_I4 : VOP1_32 <0x0000000e, "V_CVT_OFF_F32_I4", []>;
642 defm V_CVT_F32_F64 : VOP1_32_64 <0x0000000f, "V_CVT_F32_F64",
643   [(set f32:$dst, (fround f64:$src0))]
644 >;
645 defm V_CVT_F64_F32 : VOP1_64_32 <0x00000010, "V_CVT_F64_F32",
646   [(set f64:$dst, (fextend f32:$src0))]
647 >;
648 //defm V_CVT_F32_UBYTE0 : VOP1_32 <0x00000011, "V_CVT_F32_UBYTE0", []>;
649 //defm V_CVT_F32_UBYTE1 : VOP1_32 <0x00000012, "V_CVT_F32_UBYTE1", []>;
650 //defm V_CVT_F32_UBYTE2 : VOP1_32 <0x00000013, "V_CVT_F32_UBYTE2", []>;
651 //defm V_CVT_F32_UBYTE3 : VOP1_32 <0x00000014, "V_CVT_F32_UBYTE3", []>;
652 //defm V_CVT_U32_F64 : VOP1_32 <0x00000015, "V_CVT_U32_F64", []>;
653 //defm V_CVT_F64_U32 : VOP1_64 <0x00000016, "V_CVT_F64_U32", []>;
654 defm V_FRACT_F32 : VOP1_32 <0x00000020, "V_FRACT_F32",
655   [(set f32:$dst, (AMDGPUfract f32:$src0))]
656 >;
657 defm V_TRUNC_F32 : VOP1_32 <0x00000021, "V_TRUNC_F32",
658   [(set f32:$dst, (int_AMDGPU_trunc f32:$src0))]
659 >;
660 defm V_CEIL_F32 : VOP1_32 <0x00000022, "V_CEIL_F32",
661   [(set f32:$dst, (fceil f32:$src0))]
662 >;
663 defm V_RNDNE_F32 : VOP1_32 <0x00000023, "V_RNDNE_F32",
664   [(set f32:$dst, (frint f32:$src0))]
665 >;
666 defm V_FLOOR_F32 : VOP1_32 <0x00000024, "V_FLOOR_F32",
667   [(set f32:$dst, (ffloor f32:$src0))]
668 >;
669 defm V_EXP_F32 : VOP1_32 <0x00000025, "V_EXP_F32",
670   [(set f32:$dst, (fexp2 f32:$src0))]
671 >;
672 defm V_LOG_CLAMP_F32 : VOP1_32 <0x00000026, "V_LOG_CLAMP_F32", []>;
673 defm V_LOG_F32 : VOP1_32 <0x00000027, "V_LOG_F32",
674   [(set f32:$dst, (flog2 f32:$src0))]
675 >;
676 defm V_RCP_CLAMP_F32 : VOP1_32 <0x00000028, "V_RCP_CLAMP_F32", []>;
677 defm V_RCP_LEGACY_F32 : VOP1_32 <0x00000029, "V_RCP_LEGACY_F32", []>;
678 defm V_RCP_F32 : VOP1_32 <0x0000002a, "V_RCP_F32",
679   [(set f32:$dst, (fdiv FP_ONE, f32:$src0))]
680 >;
681 defm V_RCP_IFLAG_F32 : VOP1_32 <0x0000002b, "V_RCP_IFLAG_F32", []>;
682 defm V_RSQ_CLAMP_F32 : VOP1_32 <0x0000002c, "V_RSQ_CLAMP_F32", []>;
683 defm V_RSQ_LEGACY_F32 : VOP1_32 <
684   0x0000002d, "V_RSQ_LEGACY_F32",
685   [(set f32:$dst, (int_AMDGPU_rsq f32:$src0))]
686 >;
687 defm V_RSQ_F32 : VOP1_32 <0x0000002e, "V_RSQ_F32", []>;
688 defm V_RCP_F64 : VOP1_64 <0x0000002f, "V_RCP_F64",
689   [(set f64:$dst, (fdiv FP_ONE, f64:$src0))]
690 >;
691 defm V_RCP_CLAMP_F64 : VOP1_64 <0x00000030, "V_RCP_CLAMP_F64", []>;
692 defm V_RSQ_F64 : VOP1_64 <0x00000031, "V_RSQ_F64", []>;
693 defm V_RSQ_CLAMP_F64 : VOP1_64 <0x00000032, "V_RSQ_CLAMP_F64", []>;
694 defm V_SQRT_F32 : VOP1_32 <0x00000033, "V_SQRT_F32",
695   [(set f32:$dst, (fsqrt f32:$src0))]
696 >;
697 defm V_SQRT_F64 : VOP1_64 <0x00000034, "V_SQRT_F64",
698   [(set f64:$dst, (fsqrt f64:$src0))]
699 >;
700 defm V_SIN_F32 : VOP1_32 <0x00000035, "V_SIN_F32", []>;
701 defm V_COS_F32 : VOP1_32 <0x00000036, "V_COS_F32", []>;
702 defm V_NOT_B32 : VOP1_32 <0x00000037, "V_NOT_B32", []>;
703 defm V_BFREV_B32 : VOP1_32 <0x00000038, "V_BFREV_B32", []>;
704 defm V_FFBH_U32 : VOP1_32 <0x00000039, "V_FFBH_U32", []>;
705 defm V_FFBL_B32 : VOP1_32 <0x0000003a, "V_FFBL_B32", []>;
706 defm V_FFBH_I32 : VOP1_32 <0x0000003b, "V_FFBH_I32", []>;
707 //defm V_FREXP_EXP_I32_F64 : VOP1_32 <0x0000003c, "V_FREXP_EXP_I32_F64", []>;
708 defm V_FREXP_MANT_F64 : VOP1_64 <0x0000003d, "V_FREXP_MANT_F64", []>;
709 defm V_FRACT_F64 : VOP1_64 <0x0000003e, "V_FRACT_F64", []>;
710 //defm V_FREXP_EXP_I32_F32 : VOP1_32 <0x0000003f, "V_FREXP_EXP_I32_F32", []>;
711 defm V_FREXP_MANT_F32 : VOP1_32 <0x00000040, "V_FREXP_MANT_F32", []>;
712 //def V_CLREXCP : VOP1_ <0x00000041, "V_CLREXCP", []>;
713 defm V_MOVRELD_B32 : VOP1_32 <0x00000042, "V_MOVRELD_B32", []>;
714 defm V_MOVRELS_B32 : VOP1_32 <0x00000043, "V_MOVRELS_B32", []>;
715 defm V_MOVRELSD_B32 : VOP1_32 <0x00000044, "V_MOVRELSD_B32", []>;
716
717 def V_INTERP_P1_F32 : VINTRP <
718   0x00000000,
719   (outs VReg_32:$dst),
720   (ins VReg_32:$i, i32imm:$attr_chan, i32imm:$attr, M0Reg:$m0),
721   "V_INTERP_P1_F32 $dst, $i, $attr_chan, $attr, [$m0]",
722   []> {
723   let DisableEncoding = "$m0";
724 }
725
726 def V_INTERP_P2_F32 : VINTRP <
727   0x00000001,
728   (outs VReg_32:$dst),
729   (ins VReg_32:$src0, VReg_32:$j, i32imm:$attr_chan, i32imm:$attr, M0Reg:$m0),
730   "V_INTERP_P2_F32 $dst, [$src0], $j, $attr_chan, $attr, [$m0]",
731   []> {
732
733   let Constraints = "$src0 = $dst";
734   let DisableEncoding = "$src0,$m0";
735
736 }
737
738 def V_INTERP_MOV_F32 : VINTRP <
739   0x00000002,
740   (outs VReg_32:$dst),
741   (ins InterpSlot:$src0, i32imm:$attr_chan, i32imm:$attr, M0Reg:$m0),
742   "V_INTERP_MOV_F32 $dst, $src0, $attr_chan, $attr, [$m0]",
743   []> {
744   let DisableEncoding = "$m0";
745 }
746
747 //def S_NOP : SOPP_ <0x00000000, "S_NOP", []>;
748
749 let isTerminator = 1 in {
750
751 def S_ENDPGM : SOPP <0x00000001, (ins), "S_ENDPGM",
752   [(IL_retflag)]> {
753   let SIMM16 = 0;
754   let isBarrier = 1;
755   let hasCtrlDep = 1;
756 }
757
758 let isBranch = 1 in {
759 def S_BRANCH : SOPP <
760   0x00000002, (ins brtarget:$target), "S_BRANCH $target",
761   [(br bb:$target)]> {
762   let isBarrier = 1;
763 }
764
765 let DisableEncoding = "$scc" in {
766 def S_CBRANCH_SCC0 : SOPP <
767   0x00000004, (ins brtarget:$target, SCCReg:$scc),
768   "S_CBRANCH_SCC0 $target", []
769 >;
770 def S_CBRANCH_SCC1 : SOPP <
771   0x00000005, (ins brtarget:$target, SCCReg:$scc),
772   "S_CBRANCH_SCC1 $target",
773   []
774 >;
775 } // End DisableEncoding = "$scc"
776
777 def S_CBRANCH_VCCZ : SOPP <
778   0x00000006, (ins brtarget:$target, VCCReg:$vcc),
779   "S_CBRANCH_VCCZ $target",
780   []
781 >;
782 def S_CBRANCH_VCCNZ : SOPP <
783   0x00000007, (ins brtarget:$target, VCCReg:$vcc),
784   "S_CBRANCH_VCCNZ $target",
785   []
786 >;
787
788 let DisableEncoding = "$exec" in {
789 def S_CBRANCH_EXECZ : SOPP <
790   0x00000008, (ins brtarget:$target, EXECReg:$exec),
791   "S_CBRANCH_EXECZ $target",
792   []
793 >;
794 def S_CBRANCH_EXECNZ : SOPP <
795   0x00000009, (ins brtarget:$target, EXECReg:$exec),
796   "S_CBRANCH_EXECNZ $target",
797   []
798 >;
799 } // End DisableEncoding = "$exec"
800
801
802 } // End isBranch = 1
803 } // End isTerminator = 1
804
805 let hasSideEffects = 1 in {
806 def S_BARRIER : SOPP <0x0000000a, (ins), "S_BARRIER",
807   [(int_AMDGPU_barrier_local)]
808 > {
809   let SIMM16 = 0;
810   let isBarrier = 1;
811   let hasCtrlDep = 1;
812   let mayLoad = 1;
813   let mayStore = 1;
814 }
815
816 def S_WAITCNT : SOPP <0x0000000c, (ins i32imm:$simm16), "S_WAITCNT $simm16",
817   []
818 >;
819 } // End hasSideEffects
820 //def S_SETHALT : SOPP_ <0x0000000d, "S_SETHALT", []>;
821 //def S_SLEEP : SOPP_ <0x0000000e, "S_SLEEP", []>;
822 //def S_SETPRIO : SOPP_ <0x0000000f, "S_SETPRIO", []>;
823 //def S_SENDMSG : SOPP_ <0x00000010, "S_SENDMSG", []>;
824 //def S_SENDMSGHALT : SOPP_ <0x00000011, "S_SENDMSGHALT", []>;
825 //def S_TRAP : SOPP_ <0x00000012, "S_TRAP", []>;
826 //def S_ICACHE_INV : SOPP_ <0x00000013, "S_ICACHE_INV", []>;
827 //def S_INCPERFLEVEL : SOPP_ <0x00000014, "S_INCPERFLEVEL", []>;
828 //def S_DECPERFLEVEL : SOPP_ <0x00000015, "S_DECPERFLEVEL", []>;
829 //def S_TTRACEDATA : SOPP_ <0x00000016, "S_TTRACEDATA", []>;
830
831 def V_CNDMASK_B32_e32 : VOP2 <0x00000000, (outs VReg_32:$dst),
832   (ins VSrc_32:$src0, VReg_32:$src1, VCCReg:$vcc),
833   "V_CNDMASK_B32_e32 $dst, $src0, $src1, [$vcc]",
834   []
835 >{
836   let DisableEncoding = "$vcc";
837 }
838
839 def V_CNDMASK_B32_e64 : VOP3 <0x00000100, (outs VReg_32:$dst),
840   (ins VSrc_32:$src0, VSrc_32:$src1, SSrc_64:$src2,
841    InstFlag:$abs, InstFlag:$clamp, InstFlag:$omod, InstFlag:$neg),
842   "V_CNDMASK_B32_e64 $dst, $src0, $src1, $src2, $abs, $clamp, $omod, $neg",
843   [(set i32:$dst, (select i1:$src2, i32:$src1, i32:$src0))]
844 >;
845
846 //f32 pattern for V_CNDMASK_B32_e64
847 def : Pat <
848   (f32 (select i1:$src2, f32:$src1, f32:$src0)),
849   (V_CNDMASK_B32_e64 $src0, $src1, $src2)
850 >;
851
852 //use two V_CNDMASK_B32_e64 instructions for f64
853 def : Pat <
854   (f64 (select i1:$src2, f64:$src1, f64:$src0)),
855   (INSERT_SUBREG (INSERT_SUBREG (f64 (IMPLICIT_DEF)),
856   (V_CNDMASK_B32_e64 (EXTRACT_SUBREG $src0, sub0),
857                      (EXTRACT_SUBREG $src1, sub0),
858                      $src2), sub0),
859   (V_CNDMASK_B32_e64 (EXTRACT_SUBREG $src0, sub1),
860                      (EXTRACT_SUBREG $src1, sub1),
861                      $src2), sub1)
862 >;
863
864 defm V_READLANE_B32 : VOP2_32 <0x00000001, "V_READLANE_B32", []>;
865 defm V_WRITELANE_B32 : VOP2_32 <0x00000002, "V_WRITELANE_B32", []>;
866
867 let isCommutable = 1 in {
868 defm V_ADD_F32 : VOP2_32 <0x00000003, "V_ADD_F32",
869   [(set f32:$dst, (fadd f32:$src0, f32:$src1))]
870 >;
871
872 defm V_SUB_F32 : VOP2_32 <0x00000004, "V_SUB_F32",
873   [(set f32:$dst, (fsub f32:$src0, f32:$src1))]
874 >;
875 defm V_SUBREV_F32 : VOP2_32 <0x00000005, "V_SUBREV_F32", [], "V_SUB_F32">;
876 } // End isCommutable = 1
877
878 defm V_MAC_LEGACY_F32 : VOP2_32 <0x00000006, "V_MAC_LEGACY_F32", []>;
879
880 let isCommutable = 1 in {
881
882 defm V_MUL_LEGACY_F32 : VOP2_32 <
883   0x00000007, "V_MUL_LEGACY_F32",
884   [(set f32:$dst, (int_AMDGPU_mul f32:$src0, f32:$src1))]
885 >;
886
887 defm V_MUL_F32 : VOP2_32 <0x00000008, "V_MUL_F32",
888   [(set f32:$dst, (fmul f32:$src0, f32:$src1))]
889 >;
890
891
892 defm V_MUL_I32_I24 : VOP2_32 <0x00000009, "V_MUL_I32_I24",
893   [(set i32:$dst, (mul I24:$src0, I24:$src1))]
894 >;
895 //defm V_MUL_HI_I32_I24 : VOP2_32 <0x0000000a, "V_MUL_HI_I32_I24", []>;
896 defm V_MUL_U32_U24 : VOP2_32 <0x0000000b, "V_MUL_U32_U24",
897   [(set i32:$dst, (mul U24:$src0, U24:$src1))]
898 >;
899 //defm V_MUL_HI_U32_U24 : VOP2_32 <0x0000000c, "V_MUL_HI_U32_U24", []>;
900
901
902 defm V_MIN_LEGACY_F32 : VOP2_32 <0x0000000d, "V_MIN_LEGACY_F32",
903   [(set f32:$dst, (AMDGPUfmin f32:$src0, f32:$src1))]
904 >;
905
906 defm V_MAX_LEGACY_F32 : VOP2_32 <0x0000000e, "V_MAX_LEGACY_F32",
907   [(set f32:$dst, (AMDGPUfmax f32:$src0, f32:$src1))]
908 >;
909
910 defm V_MIN_F32 : VOP2_32 <0x0000000f, "V_MIN_F32", []>;
911 defm V_MAX_F32 : VOP2_32 <0x00000010, "V_MAX_F32", []>;
912 defm V_MIN_I32 : VOP2_32 <0x00000011, "V_MIN_I32",
913   [(set i32:$dst, (AMDGPUsmin i32:$src0, i32:$src1))]
914 >;
915 defm V_MAX_I32 : VOP2_32 <0x00000012, "V_MAX_I32",
916   [(set i32:$dst, (AMDGPUsmax i32:$src0, i32:$src1))]
917 >;
918 defm V_MIN_U32 : VOP2_32 <0x00000013, "V_MIN_U32",
919   [(set i32:$dst, (AMDGPUumin i32:$src0, i32:$src1))]
920 >;
921 defm V_MAX_U32 : VOP2_32 <0x00000014, "V_MAX_U32",
922   [(set i32:$dst, (AMDGPUumax i32:$src0, i32:$src1))]
923 >;
924
925 defm V_LSHR_B32 : VOP2_32 <0x00000015, "V_LSHR_B32",
926   [(set i32:$dst, (srl i32:$src0, i32:$src1))]
927 >;
928 defm V_LSHRREV_B32 : VOP2_32 <0x00000016, "V_LSHRREV_B32", [], "V_LSHR_B32">;
929
930 defm V_ASHR_I32 : VOP2_32 <0x00000017, "V_ASHR_I32",
931   [(set i32:$dst, (sra i32:$src0, i32:$src1))]
932 >;
933 defm V_ASHRREV_I32 : VOP2_32 <0x00000018, "V_ASHRREV_I32", [], "V_ASHR_I32">;
934
935 defm V_LSHL_B32 : VOP2_32 <0x00000019, "V_LSHL_B32",
936   [(set i32:$dst, (shl i32:$src0, i32:$src1))]
937 >;
938 defm V_LSHLREV_B32 : VOP2_32 <0x0000001a, "V_LSHLREV_B32", [], "V_LSHL_B32">;
939
940 defm V_AND_B32 : VOP2_32 <0x0000001b, "V_AND_B32",
941   [(set i32:$dst, (and i32:$src0, i32:$src1))]
942 >;
943 defm V_OR_B32 : VOP2_32 <0x0000001c, "V_OR_B32",
944   [(set i32:$dst, (or i32:$src0, i32:$src1))]
945 >;
946 defm V_XOR_B32 : VOP2_32 <0x0000001d, "V_XOR_B32",
947   [(set i32:$dst, (xor i32:$src0, i32:$src1))]
948 >;
949
950 } // End isCommutable = 1
951
952 defm V_BFM_B32 : VOP2_32 <0x0000001e, "V_BFM_B32", []>;
953 defm V_MAC_F32 : VOP2_32 <0x0000001f, "V_MAC_F32", []>;
954 defm V_MADMK_F32 : VOP2_32 <0x00000020, "V_MADMK_F32", []>;
955 defm V_MADAK_F32 : VOP2_32 <0x00000021, "V_MADAK_F32", []>;
956 //defm V_BCNT_U32_B32 : VOP2_32 <0x00000022, "V_BCNT_U32_B32", []>;
957 defm V_MBCNT_LO_U32_B32 : VOP2_32 <0x00000023, "V_MBCNT_LO_U32_B32", []>;
958 defm V_MBCNT_HI_U32_B32 : VOP2_32 <0x00000024, "V_MBCNT_HI_U32_B32", []>;
959
960 let isCommutable = 1, Defs = [VCC] in { // Carry-out goes to VCC
961 defm V_ADD_I32 : VOP2b_32 <0x00000025, "V_ADD_I32",
962   [(set i32:$dst, (add (i32 VSrc_32:$src0), (i32 VReg_32:$src1)))]
963 >;
964
965 defm V_SUB_I32 : VOP2b_32 <0x00000026, "V_SUB_I32",
966   [(set i32:$dst, (sub i32:$src0, i32:$src1))]
967 >;
968 defm V_SUBREV_I32 : VOP2b_32 <0x00000027, "V_SUBREV_I32", [], "V_SUB_I32">;
969
970 let Uses = [VCC] in { // Carry-out comes from VCC
971 defm V_ADDC_U32 : VOP2b_32 <0x00000028, "V_ADDC_U32", []>;
972 defm V_SUBB_U32 : VOP2b_32 <0x00000029, "V_SUBB_U32", []>;
973 defm V_SUBBREV_U32 : VOP2b_32 <0x0000002a, "V_SUBBREV_U32", [], "V_SUBB_U32">;
974 } // End Uses = [VCC]
975 } // End isCommutable = 1, Defs = [VCC]
976
977 defm V_LDEXP_F32 : VOP2_32 <0x0000002b, "V_LDEXP_F32", []>;
978 ////def V_CVT_PKACCUM_U8_F32 : VOP2_U8 <0x0000002c, "V_CVT_PKACCUM_U8_F32", []>;
979 ////def V_CVT_PKNORM_I16_F32 : VOP2_I16 <0x0000002d, "V_CVT_PKNORM_I16_F32", []>;
980 ////def V_CVT_PKNORM_U16_F32 : VOP2_U16 <0x0000002e, "V_CVT_PKNORM_U16_F32", []>;
981 defm V_CVT_PKRTZ_F16_F32 : VOP2_32 <0x0000002f, "V_CVT_PKRTZ_F16_F32",
982  [(set i32:$dst, (int_SI_packf16 f32:$src0, f32:$src1))]
983 >;
984 ////def V_CVT_PK_U16_U32 : VOP2_U16 <0x00000030, "V_CVT_PK_U16_U32", []>;
985 ////def V_CVT_PK_I16_I32 : VOP2_I16 <0x00000031, "V_CVT_PK_I16_I32", []>;
986 def S_CMP_EQ_I32 : SOPC_32 <0x00000000, "S_CMP_EQ_I32", []>;
987 def S_CMP_LG_I32 : SOPC_32 <0x00000001, "S_CMP_LG_I32", []>;
988 def S_CMP_GT_I32 : SOPC_32 <0x00000002, "S_CMP_GT_I32", []>;
989 def S_CMP_GE_I32 : SOPC_32 <0x00000003, "S_CMP_GE_I32", []>;
990 def S_CMP_LT_I32 : SOPC_32 <0x00000004, "S_CMP_LT_I32", []>;
991 def S_CMP_LE_I32 : SOPC_32 <0x00000005, "S_CMP_LE_I32", []>;
992 def S_CMP_EQ_U32 : SOPC_32 <0x00000006, "S_CMP_EQ_U32", []>;
993 def S_CMP_LG_U32 : SOPC_32 <0x00000007, "S_CMP_LG_U32", []>;
994 def S_CMP_GT_U32 : SOPC_32 <0x00000008, "S_CMP_GT_U32", []>;
995 def S_CMP_GE_U32 : SOPC_32 <0x00000009, "S_CMP_GE_U32", []>;
996 def S_CMP_LT_U32 : SOPC_32 <0x0000000a, "S_CMP_LT_U32", []>;
997 def S_CMP_LE_U32 : SOPC_32 <0x0000000b, "S_CMP_LE_U32", []>;
998 ////def S_BITCMP0_B32 : SOPC_BITCMP0 <0x0000000c, "S_BITCMP0_B32", []>;
999 ////def S_BITCMP1_B32 : SOPC_BITCMP1 <0x0000000d, "S_BITCMP1_B32", []>;
1000 ////def S_BITCMP0_B64 : SOPC_BITCMP0 <0x0000000e, "S_BITCMP0_B64", []>;
1001 ////def S_BITCMP1_B64 : SOPC_BITCMP1 <0x0000000f, "S_BITCMP1_B64", []>;
1002 //def S_SETVSKIP : SOPC_ <0x00000010, "S_SETVSKIP", []>;
1003
1004 let neverHasSideEffects = 1 in {
1005
1006 def V_MAD_LEGACY_F32 : VOP3_32 <0x00000140, "V_MAD_LEGACY_F32", []>;
1007 def V_MAD_F32 : VOP3_32 <0x00000141, "V_MAD_F32", []>;
1008 def V_MAD_I32_I24 : VOP3_32 <0x00000142, "V_MAD_I32_I24",
1009   [(set i32:$dst, (add (mul I24:$src0, I24:$src1), i32:$src2))]
1010 >;
1011 def V_MAD_U32_U24 : VOP3_32 <0x00000143, "V_MAD_U32_U24",
1012   [(set i32:$dst, (add (mul U24:$src0, U24:$src1), i32:$src2))]
1013 >;
1014
1015 } // End neverHasSideEffects
1016 def V_CUBEID_F32 : VOP3_32 <0x00000144, "V_CUBEID_F32", []>;
1017 def V_CUBESC_F32 : VOP3_32 <0x00000145, "V_CUBESC_F32", []>;
1018 def V_CUBETC_F32 : VOP3_32 <0x00000146, "V_CUBETC_F32", []>;
1019 def V_CUBEMA_F32 : VOP3_32 <0x00000147, "V_CUBEMA_F32", []>;
1020 def V_BFE_U32 : VOP3_32 <0x00000148, "V_BFE_U32", []>;
1021 def V_BFE_I32 : VOP3_32 <0x00000149, "V_BFE_I32", []>;
1022 def V_BFI_B32 : VOP3_32 <0x0000014a, "V_BFI_B32", []>;
1023 defm : BFIPatterns <V_BFI_B32>;
1024 def V_FMA_F32 : VOP3_32 <0x0000014b, "V_FMA_F32",
1025   [(set f32:$dst, (fma f32:$src0, f32:$src1, f32:$src2))]
1026 >;
1027 def V_FMA_F64 : VOP3_64 <0x0000014c, "V_FMA_F64",
1028   [(set f64:$dst, (fma f64:$src0, f64:$src1, f64:$src2))]
1029 >;
1030 //def V_LERP_U8 : VOP3_U8 <0x0000014d, "V_LERP_U8", []>;
1031 def V_ALIGNBIT_B32 : VOP3_32 <0x0000014e, "V_ALIGNBIT_B32", []>;
1032 def : ROTRPattern <V_ALIGNBIT_B32>;
1033
1034 def V_ALIGNBYTE_B32 : VOP3_32 <0x0000014f, "V_ALIGNBYTE_B32", []>;
1035 def V_MULLIT_F32 : VOP3_32 <0x00000150, "V_MULLIT_F32", []>;
1036 ////def V_MIN3_F32 : VOP3_MIN3 <0x00000151, "V_MIN3_F32", []>;
1037 ////def V_MIN3_I32 : VOP3_MIN3 <0x00000152, "V_MIN3_I32", []>;
1038 ////def V_MIN3_U32 : VOP3_MIN3 <0x00000153, "V_MIN3_U32", []>;
1039 ////def V_MAX3_F32 : VOP3_MAX3 <0x00000154, "V_MAX3_F32", []>;
1040 ////def V_MAX3_I32 : VOP3_MAX3 <0x00000155, "V_MAX3_I32", []>;
1041 ////def V_MAX3_U32 : VOP3_MAX3 <0x00000156, "V_MAX3_U32", []>;
1042 ////def V_MED3_F32 : VOP3_MED3 <0x00000157, "V_MED3_F32", []>;
1043 ////def V_MED3_I32 : VOP3_MED3 <0x00000158, "V_MED3_I32", []>;
1044 ////def V_MED3_U32 : VOP3_MED3 <0x00000159, "V_MED3_U32", []>;
1045 //def V_SAD_U8 : VOP3_U8 <0x0000015a, "V_SAD_U8", []>;
1046 //def V_SAD_HI_U8 : VOP3_U8 <0x0000015b, "V_SAD_HI_U8", []>;
1047 //def V_SAD_U16 : VOP3_U16 <0x0000015c, "V_SAD_U16", []>;
1048 def V_SAD_U32 : VOP3_32 <0x0000015d, "V_SAD_U32", []>;
1049 ////def V_CVT_PK_U8_F32 : VOP3_U8 <0x0000015e, "V_CVT_PK_U8_F32", []>;
1050 def V_DIV_FIXUP_F32 : VOP3_32 <0x0000015f, "V_DIV_FIXUP_F32", []>;
1051 def V_DIV_FIXUP_F64 : VOP3_64 <0x00000160, "V_DIV_FIXUP_F64", []>;
1052
1053 def V_LSHL_B64 : VOP3_64_Shift <0x00000161, "V_LSHL_B64",
1054   [(set i64:$dst, (shl i64:$src0, i32:$src1))]
1055 >;
1056 def V_LSHR_B64 : VOP3_64_Shift <0x00000162, "V_LSHR_B64",
1057   [(set i64:$dst, (srl i64:$src0, i32:$src1))]
1058 >;
1059 def V_ASHR_I64 : VOP3_64_Shift <0x00000163, "V_ASHR_I64",
1060   [(set i64:$dst, (sra i64:$src0, i32:$src1))]
1061 >;
1062
1063 let isCommutable = 1 in {
1064
1065 def V_ADD_F64 : VOP3_64 <0x00000164, "V_ADD_F64", []>;
1066 def V_MUL_F64 : VOP3_64 <0x00000165, "V_MUL_F64", []>;
1067 def V_MIN_F64 : VOP3_64 <0x00000166, "V_MIN_F64", []>;
1068 def V_MAX_F64 : VOP3_64 <0x00000167, "V_MAX_F64", []>;
1069
1070 } // isCommutable = 1
1071
1072 def : Pat <
1073   (fadd f64:$src0, f64:$src1),
1074   (V_ADD_F64 $src0, $src1, (i64 0))
1075 >;
1076
1077 def : Pat <
1078   (fmul f64:$src0, f64:$src1),
1079   (V_MUL_F64 $src0, $src1, (i64 0))
1080 >;
1081
1082 def V_LDEXP_F64 : VOP3_64 <0x00000168, "V_LDEXP_F64", []>;
1083
1084 let isCommutable = 1 in {
1085
1086 def V_MUL_LO_U32 : VOP3_32 <0x00000169, "V_MUL_LO_U32", []>;
1087 def V_MUL_HI_U32 : VOP3_32 <0x0000016a, "V_MUL_HI_U32", []>;
1088 def V_MUL_LO_I32 : VOP3_32 <0x0000016b, "V_MUL_LO_I32", []>;
1089 def V_MUL_HI_I32 : VOP3_32 <0x0000016c, "V_MUL_HI_I32", []>;
1090
1091 } // isCommutable = 1
1092
1093 def : Pat <
1094   (mul i32:$src0, i32:$src1),
1095   (V_MUL_LO_I32 $src0, $src1, (i32 0))
1096 >;
1097
1098 def : Pat <
1099   (mulhu i32:$src0, i32:$src1),
1100   (V_MUL_HI_U32 $src0, $src1, (i32 0))
1101 >;
1102
1103 def : Pat <
1104   (mulhs i32:$src0, i32:$src1),
1105   (V_MUL_HI_I32 $src0, $src1, (i32 0))
1106 >;
1107
1108 def V_DIV_SCALE_F32 : VOP3_32 <0x0000016d, "V_DIV_SCALE_F32", []>;
1109 def V_DIV_SCALE_F64 : VOP3_64 <0x0000016e, "V_DIV_SCALE_F64", []>;
1110 def V_DIV_FMAS_F32 : VOP3_32 <0x0000016f, "V_DIV_FMAS_F32", []>;
1111 def V_DIV_FMAS_F64 : VOP3_64 <0x00000170, "V_DIV_FMAS_F64", []>;
1112 //def V_MSAD_U8 : VOP3_U8 <0x00000171, "V_MSAD_U8", []>;
1113 //def V_QSAD_U8 : VOP3_U8 <0x00000172, "V_QSAD_U8", []>;
1114 //def V_MQSAD_U8 : VOP3_U8 <0x00000173, "V_MQSAD_U8", []>;
1115 def V_TRIG_PREOP_F64 : VOP3_64 <0x00000174, "V_TRIG_PREOP_F64", []>;
1116 def S_ADD_U32 : SOP2_32 <0x00000000, "S_ADD_U32", []>;
1117 def S_SUB_U32 : SOP2_32 <0x00000001, "S_SUB_U32", []>;
1118 def S_ADD_I32 : SOP2_32 <0x00000002, "S_ADD_I32", []>;
1119 def S_SUB_I32 : SOP2_32 <0x00000003, "S_SUB_I32", []>;
1120 def S_ADDC_U32 : SOP2_32 <0x00000004, "S_ADDC_U32", []>;
1121 def S_SUBB_U32 : SOP2_32 <0x00000005, "S_SUBB_U32", []>;
1122 def S_MIN_I32 : SOP2_32 <0x00000006, "S_MIN_I32", []>;
1123 def S_MIN_U32 : SOP2_32 <0x00000007, "S_MIN_U32", []>;
1124 def S_MAX_I32 : SOP2_32 <0x00000008, "S_MAX_I32", []>;
1125 def S_MAX_U32 : SOP2_32 <0x00000009, "S_MAX_U32", []>;
1126
1127 def S_CSELECT_B32 : SOP2 <
1128   0x0000000a, (outs SReg_32:$dst),
1129   (ins SReg_32:$src0, SReg_32:$src1, SCCReg:$scc), "S_CSELECT_B32",
1130   []
1131 >;
1132
1133 def S_CSELECT_B64 : SOP2_64 <0x0000000b, "S_CSELECT_B64", []>;
1134
1135 def S_AND_B32 : SOP2_32 <0x0000000e, "S_AND_B32", []>;
1136
1137 def S_AND_B64 : SOP2_64 <0x0000000f, "S_AND_B64",
1138   [(set i64:$dst, (and i64:$src0, i64:$src1))]
1139 >;
1140
1141 def : Pat <
1142   (i1 (and i1:$src0, i1:$src1)),
1143   (S_AND_B64 $src0, $src1)
1144 >;
1145
1146 def S_OR_B32 : SOP2_32 <0x00000010, "S_OR_B32", []>;
1147 def S_OR_B64 : SOP2_64 <0x00000011, "S_OR_B64", []>;
1148 def : Pat <
1149   (i1 (or i1:$src0, i1:$src1)),
1150   (S_OR_B64 $src0, $src1)
1151 >;
1152 def S_XOR_B32 : SOP2_32 <0x00000012, "S_XOR_B32", []>;
1153 def S_XOR_B64 : SOP2_64 <0x00000013, "S_XOR_B64",
1154   [(set i1:$dst, (xor i1:$src0, i1:$src1))]
1155 >;
1156 def S_ANDN2_B32 : SOP2_32 <0x00000014, "S_ANDN2_B32", []>;
1157 def S_ANDN2_B64 : SOP2_64 <0x00000015, "S_ANDN2_B64", []>;
1158 def S_ORN2_B32 : SOP2_32 <0x00000016, "S_ORN2_B32", []>;
1159 def S_ORN2_B64 : SOP2_64 <0x00000017, "S_ORN2_B64", []>;
1160 def S_NAND_B32 : SOP2_32 <0x00000018, "S_NAND_B32", []>;
1161 def S_NAND_B64 : SOP2_64 <0x00000019, "S_NAND_B64", []>;
1162 def S_NOR_B32 : SOP2_32 <0x0000001a, "S_NOR_B32", []>;
1163 def S_NOR_B64 : SOP2_64 <0x0000001b, "S_NOR_B64", []>;
1164 def S_XNOR_B32 : SOP2_32 <0x0000001c, "S_XNOR_B32", []>;
1165 def S_XNOR_B64 : SOP2_64 <0x0000001d, "S_XNOR_B64", []>;
1166 def S_LSHL_B32 : SOP2_32 <0x0000001e, "S_LSHL_B32", []>;
1167 def S_LSHL_B64 : SOP2_64 <0x0000001f, "S_LSHL_B64", []>;
1168 def S_LSHR_B32 : SOP2_32 <0x00000020, "S_LSHR_B32", []>;
1169 def S_LSHR_B64 : SOP2_64 <0x00000021, "S_LSHR_B64", []>;
1170 def S_ASHR_I32 : SOP2_32 <0x00000022, "S_ASHR_I32", []>;
1171 def S_ASHR_I64 : SOP2_64 <0x00000023, "S_ASHR_I64", []>;
1172 def S_BFM_B32 : SOP2_32 <0x00000024, "S_BFM_B32", []>;
1173 def S_BFM_B64 : SOP2_64 <0x00000025, "S_BFM_B64", []>;
1174 def S_MUL_I32 : SOP2_32 <0x00000026, "S_MUL_I32", []>;
1175 def S_BFE_U32 : SOP2_32 <0x00000027, "S_BFE_U32", []>;
1176 def S_BFE_I32 : SOP2_32 <0x00000028, "S_BFE_I32", []>;
1177 def S_BFE_U64 : SOP2_64 <0x00000029, "S_BFE_U64", []>;
1178 def S_BFE_I64 : SOP2_64 <0x0000002a, "S_BFE_I64", []>;
1179 //def S_CBRANCH_G_FORK : SOP2_ <0x0000002b, "S_CBRANCH_G_FORK", []>;
1180 def S_ABSDIFF_I32 : SOP2_32 <0x0000002c, "S_ABSDIFF_I32", []>;
1181
1182 let isCodeGenOnly = 1, isPseudo = 1 in {
1183
1184 def LOAD_CONST : AMDGPUShaderInst <
1185   (outs GPRF32:$dst),
1186   (ins i32imm:$src),
1187   "LOAD_CONST $dst, $src",
1188   [(set GPRF32:$dst, (int_AMDGPU_load_const imm:$src))]
1189 >;
1190
1191 // SI Psuedo instructions. These are used by the CFG structurizer pass
1192 // and should be lowered to ISA instructions prior to codegen.
1193
1194 let mayLoad = 1, mayStore = 1, hasSideEffects = 1,
1195     Uses = [EXEC], Defs = [EXEC] in {
1196
1197 let isBranch = 1, isTerminator = 1 in {
1198
1199 def SI_IF : InstSI <
1200   (outs SReg_64:$dst),
1201   (ins SReg_64:$vcc, brtarget:$target),
1202   "SI_IF $dst, $vcc, $target",
1203   [(set i64:$dst, (int_SI_if i1:$vcc, bb:$target))]
1204 >;
1205
1206 def SI_ELSE : InstSI <
1207   (outs SReg_64:$dst),
1208   (ins SReg_64:$src, brtarget:$target),
1209   "SI_ELSE $dst, $src, $target",
1210   [(set i64:$dst, (int_SI_else i64:$src, bb:$target))]> {
1211
1212   let Constraints = "$src = $dst";
1213 }
1214
1215 def SI_LOOP : InstSI <
1216   (outs),
1217   (ins SReg_64:$saved, brtarget:$target),
1218   "SI_LOOP $saved, $target",
1219   [(int_SI_loop i64:$saved, bb:$target)]
1220 >;
1221
1222 } // end isBranch = 1, isTerminator = 1
1223
1224 def SI_BREAK : InstSI <
1225   (outs SReg_64:$dst),
1226   (ins SReg_64:$src),
1227   "SI_ELSE $dst, $src",
1228   [(set i64:$dst, (int_SI_break i64:$src))]
1229 >;
1230
1231 def SI_IF_BREAK : InstSI <
1232   (outs SReg_64:$dst),
1233   (ins SReg_64:$vcc, SReg_64:$src),
1234   "SI_IF_BREAK $dst, $vcc, $src",
1235   [(set i64:$dst, (int_SI_if_break i1:$vcc, i64:$src))]
1236 >;
1237
1238 def SI_ELSE_BREAK : InstSI <
1239   (outs SReg_64:$dst),
1240   (ins SReg_64:$src0, SReg_64:$src1),
1241   "SI_ELSE_BREAK $dst, $src0, $src1",
1242   [(set i64:$dst, (int_SI_else_break i64:$src0, i64:$src1))]
1243 >;
1244
1245 def SI_END_CF : InstSI <
1246   (outs),
1247   (ins SReg_64:$saved),
1248   "SI_END_CF $saved",
1249   [(int_SI_end_cf i64:$saved)]
1250 >;
1251
1252 def SI_KILL : InstSI <
1253   (outs),
1254   (ins VReg_32:$src),
1255   "SI_KIL $src",
1256   [(int_AMDGPU_kill f32:$src)]
1257 >;
1258
1259 } // end mayLoad = 1, mayStore = 1, hasSideEffects = 1
1260   // Uses = [EXEC], Defs = [EXEC]
1261
1262 let Uses = [EXEC], Defs = [EXEC,VCC,M0] in {
1263
1264 def SI_INDIRECT_SRC : InstSI <
1265   (outs VReg_32:$dst, SReg_64:$temp),
1266   (ins unknown:$src, VSrc_32:$idx, i32imm:$off),
1267   "SI_INDIRECT_SRC $dst, $temp, $src, $idx, $off",
1268   []
1269 >;
1270
1271 class SI_INDIRECT_DST<RegisterClass rc> : InstSI <
1272   (outs rc:$dst, SReg_64:$temp),
1273   (ins unknown:$src, VSrc_32:$idx, i32imm:$off, VReg_32:$val),
1274   "SI_INDIRECT_DST $dst, $temp, $src, $idx, $off, $val",
1275   []
1276 > {
1277   let Constraints = "$src = $dst";
1278 }
1279
1280 def SI_INDIRECT_DST_V2 : SI_INDIRECT_DST<VReg_64>;
1281 def SI_INDIRECT_DST_V4 : SI_INDIRECT_DST<VReg_128>;
1282 def SI_INDIRECT_DST_V8 : SI_INDIRECT_DST<VReg_256>;
1283 def SI_INDIRECT_DST_V16 : SI_INDIRECT_DST<VReg_512>;
1284
1285 } // Uses = [EXEC,VCC,M0], Defs = [EXEC,VCC,M0]
1286
1287 let usesCustomInserter = 1 in {
1288
1289 // This psuedo instruction takes a pointer as input and outputs a resource
1290 // constant that can be used with the ADDR64 MUBUF instructions.
1291 def SI_ADDR64_RSRC : InstSI <
1292   (outs SReg_128:$srsrc),
1293   (ins SReg_64:$ptr),
1294   "", []
1295 >;
1296
1297 def V_SUB_F64 : InstSI <
1298   (outs VReg_64:$dst),
1299   (ins VReg_64:$src0, VReg_64:$src1),
1300   "V_SUB_F64 $dst, $src0, $src1",
1301   []
1302 >;
1303
1304 } // end usesCustomInserter
1305
1306 } // end IsCodeGenOnly, isPseudo
1307
1308 def : Pat<
1309   (int_AMDGPU_cndlt f32:$src0, f32:$src1, f32:$src2),
1310   (V_CNDMASK_B32_e64 $src2, $src1, (V_CMP_GT_F32_e64 0, $src0))
1311 >;
1312
1313 def : Pat <
1314   (int_AMDGPU_kilp),
1315   (SI_KILL (V_MOV_B32_e32 0xbf800000))
1316 >;
1317
1318 /* int_SI_vs_load_input */
1319 def : Pat<
1320   (SIload_input i128:$tlst, IMM12bit:$attr_offset, i32:$buf_idx_vgpr),
1321   (BUFFER_LOAD_FORMAT_XYZW_IDXEN $tlst, $buf_idx_vgpr, imm:$attr_offset)
1322 >;
1323
1324 /* int_SI_export */
1325 def : Pat <
1326   (int_SI_export imm:$en, imm:$vm, imm:$done, imm:$tgt, imm:$compr,
1327                  f32:$src0, f32:$src1, f32:$src2, f32:$src3),
1328   (EXP imm:$en, imm:$tgt, imm:$compr, imm:$done, imm:$vm,
1329        $src0, $src1, $src2, $src3)
1330 >;
1331
1332 def : Pat <
1333   (f64 (fsub f64:$src0, f64:$src1)),
1334   (V_SUB_F64 $src0, $src1)
1335 >;
1336
1337 /********** ======================= **********/
1338 /********** Image sampling patterns **********/
1339 /********** ======================= **********/
1340
1341 /* SIsample for simple 1D texture lookup */
1342 def : Pat <
1343   (SIsample i32:$addr, v32i8:$rsrc, i128:$sampler, imm),
1344   (IMAGE_SAMPLE_V1 0xf, 0, 0, 0, 0, 0, 0, 0, $addr, $rsrc, $sampler)
1345 >;
1346
1347 class SamplePattern<SDNode name, MIMG opcode, ValueType vt> : Pat <
1348     (name vt:$addr, v32i8:$rsrc, i128:$sampler, imm),
1349     (opcode 0xf, 0, 0, 0, 0, 0, 0, 0, $addr, $rsrc, $sampler)
1350 >;
1351
1352 class SampleRectPattern<SDNode name, MIMG opcode, ValueType vt> : Pat <
1353     (name vt:$addr, v32i8:$rsrc, i128:$sampler, TEX_RECT),
1354     (opcode 0xf, 1, 0, 0, 0, 0, 0, 0, $addr, $rsrc, $sampler)
1355 >;
1356
1357 class SampleArrayPattern<SDNode name, MIMG opcode, ValueType vt> : Pat <
1358     (name vt:$addr, v32i8:$rsrc, i128:$sampler, TEX_ARRAY),
1359     (opcode 0xf, 0, 0, 1, 0, 0, 0, 0, $addr, $rsrc, $sampler)
1360 >;
1361
1362 class SampleShadowPattern<SDNode name, MIMG opcode,
1363                           ValueType vt> : Pat <
1364     (name vt:$addr, v32i8:$rsrc, i128:$sampler, TEX_SHADOW),
1365     (opcode 0xf, 0, 0, 0, 0, 0, 0, 0, $addr, $rsrc, $sampler)
1366 >;
1367
1368 class SampleShadowArrayPattern<SDNode name, MIMG opcode,
1369                                ValueType vt> : Pat <
1370     (name vt:$addr, v32i8:$rsrc, i128:$sampler, TEX_SHADOW_ARRAY),
1371     (opcode 0xf, 0, 0, 1, 0, 0, 0, 0, $addr, $rsrc, $sampler)
1372 >;
1373
1374 /* SIsample* for texture lookups consuming more address parameters */
1375 multiclass SamplePatterns<MIMG sample, MIMG sample_c, MIMG sample_l,
1376                           MIMG sample_c_l, MIMG sample_b, MIMG sample_c_b,
1377 MIMG sample_d, MIMG sample_c_d, ValueType addr_type> {
1378   def : SamplePattern <SIsample, sample, addr_type>;
1379   def : SampleRectPattern <SIsample, sample, addr_type>;
1380   def : SampleArrayPattern <SIsample, sample, addr_type>;
1381   def : SampleShadowPattern <SIsample, sample_c, addr_type>;
1382   def : SampleShadowArrayPattern <SIsample, sample_c, addr_type>;
1383
1384   def : SamplePattern <SIsamplel, sample_l, addr_type>;
1385   def : SampleArrayPattern <SIsamplel, sample_l, addr_type>;
1386   def : SampleShadowPattern <SIsamplel, sample_c_l, addr_type>;
1387   def : SampleShadowArrayPattern <SIsamplel, sample_c_l, addr_type>;
1388
1389   def : SamplePattern <SIsampleb, sample_b, addr_type>;
1390   def : SampleArrayPattern <SIsampleb, sample_b, addr_type>;
1391   def : SampleShadowPattern <SIsampleb, sample_c_b, addr_type>;
1392   def : SampleShadowArrayPattern <SIsampleb, sample_c_b, addr_type>;
1393
1394   def : SamplePattern <SIsampled, sample_d, addr_type>;
1395   def : SampleArrayPattern <SIsampled, sample_d, addr_type>;
1396   def : SampleShadowPattern <SIsampled, sample_c_d, addr_type>;
1397   def : SampleShadowArrayPattern <SIsampled, sample_c_d, addr_type>;
1398 }
1399
1400 defm : SamplePatterns<IMAGE_SAMPLE_V2, IMAGE_SAMPLE_C_V2,
1401                       IMAGE_SAMPLE_L_V2, IMAGE_SAMPLE_C_L_V2,
1402                       IMAGE_SAMPLE_B_V2, IMAGE_SAMPLE_C_B_V2,
1403                       IMAGE_SAMPLE_D_V2, IMAGE_SAMPLE_C_D_V2,
1404                       v2i32>;
1405 defm : SamplePatterns<IMAGE_SAMPLE_V4, IMAGE_SAMPLE_C_V4,
1406                       IMAGE_SAMPLE_L_V4, IMAGE_SAMPLE_C_L_V4,
1407                       IMAGE_SAMPLE_B_V4, IMAGE_SAMPLE_C_B_V4,
1408                       IMAGE_SAMPLE_D_V4, IMAGE_SAMPLE_C_D_V4,
1409                       v4i32>;
1410 defm : SamplePatterns<IMAGE_SAMPLE_V8, IMAGE_SAMPLE_C_V8,
1411                       IMAGE_SAMPLE_L_V8, IMAGE_SAMPLE_C_L_V8,
1412                       IMAGE_SAMPLE_B_V8, IMAGE_SAMPLE_C_B_V8,
1413                       IMAGE_SAMPLE_D_V8, IMAGE_SAMPLE_C_D_V8,
1414                       v8i32>;
1415 defm : SamplePatterns<IMAGE_SAMPLE_V16, IMAGE_SAMPLE_C_V16,
1416                       IMAGE_SAMPLE_L_V16, IMAGE_SAMPLE_C_L_V16,
1417                       IMAGE_SAMPLE_B_V16, IMAGE_SAMPLE_C_B_V16,
1418                       IMAGE_SAMPLE_D_V16, IMAGE_SAMPLE_C_D_V16,
1419                       v16i32>;
1420
1421 /* int_SI_imageload for texture fetches consuming varying address parameters */
1422 class ImageLoadPattern<Intrinsic name, MIMG opcode, ValueType addr_type> : Pat <
1423     (name addr_type:$addr, v32i8:$rsrc, imm),
1424     (opcode 0xf, 0, 0, 0, 0, 0, 0, 0, $addr, $rsrc)
1425 >;
1426
1427 class ImageLoadArrayPattern<Intrinsic name, MIMG opcode, ValueType addr_type> : Pat <
1428     (name addr_type:$addr, v32i8:$rsrc, TEX_ARRAY),
1429     (opcode 0xf, 0, 0, 1, 0, 0, 0, 0, $addr, $rsrc)
1430 >;
1431
1432 class ImageLoadMSAAPattern<Intrinsic name, MIMG opcode, ValueType addr_type> : Pat <
1433     (name addr_type:$addr, v32i8:$rsrc, TEX_MSAA),
1434     (opcode 0xf, 0, 0, 0, 0, 0, 0, 0, $addr, $rsrc)
1435 >;
1436
1437 class ImageLoadArrayMSAAPattern<Intrinsic name, MIMG opcode, ValueType addr_type> : Pat <
1438     (name addr_type:$addr, v32i8:$rsrc, TEX_ARRAY_MSAA),
1439     (opcode 0xf, 0, 0, 1, 0, 0, 0, 0, $addr, $rsrc)
1440 >;
1441
1442 multiclass ImageLoadPatterns<MIMG opcode, ValueType addr_type> {
1443   def : ImageLoadPattern <int_SI_imageload, opcode, addr_type>;
1444   def : ImageLoadArrayPattern <int_SI_imageload, opcode, addr_type>;
1445 }
1446
1447 multiclass ImageLoadMSAAPatterns<MIMG opcode, ValueType addr_type> {
1448   def : ImageLoadMSAAPattern <int_SI_imageload, opcode, addr_type>;
1449   def : ImageLoadArrayMSAAPattern <int_SI_imageload, opcode, addr_type>;
1450 }
1451
1452 defm : ImageLoadPatterns<IMAGE_LOAD_MIP_V2, v2i32>;
1453 defm : ImageLoadPatterns<IMAGE_LOAD_MIP_V4, v4i32>;
1454
1455 defm : ImageLoadMSAAPatterns<IMAGE_LOAD_V2, v2i32>;
1456 defm : ImageLoadMSAAPatterns<IMAGE_LOAD_V4, v4i32>;
1457
1458 /* Image resource information */
1459 def : Pat <
1460   (int_SI_resinfo i32:$mipid, v32i8:$rsrc, imm),
1461   (IMAGE_GET_RESINFO 0xf, 0, 0, 0, 0, 0, 0, 0, (V_MOV_B32_e32 $mipid), $rsrc)
1462 >;
1463
1464 def : Pat <
1465   (int_SI_resinfo i32:$mipid, v32i8:$rsrc, TEX_ARRAY),
1466   (IMAGE_GET_RESINFO 0xf, 0, 0, 1, 0, 0, 0, 0, (V_MOV_B32_e32 $mipid), $rsrc)
1467 >;
1468
1469 def : Pat <
1470   (int_SI_resinfo i32:$mipid, v32i8:$rsrc, TEX_ARRAY_MSAA),
1471   (IMAGE_GET_RESINFO 0xf, 0, 0, 1, 0, 0, 0, 0, (V_MOV_B32_e32 $mipid), $rsrc)
1472 >;
1473
1474 /********** ============================================ **********/
1475 /********** Extraction, Insertion, Building and Casting  **********/
1476 /********** ============================================ **********/
1477
1478 foreach Index = 0-2 in {
1479   def Extract_Element_v2i32_#Index : Extract_Element <
1480     i32, v2i32, Index, !cast<SubRegIndex>(sub#Index)
1481   >;
1482   def Insert_Element_v2i32_#Index : Insert_Element <
1483     i32, v2i32, Index, !cast<SubRegIndex>(sub#Index)
1484   >;
1485
1486   def Extract_Element_v2f32_#Index : Extract_Element <
1487     f32, v2f32, Index, !cast<SubRegIndex>(sub#Index)
1488   >;
1489   def Insert_Element_v2f32_#Index : Insert_Element <
1490     f32, v2f32, Index, !cast<SubRegIndex>(sub#Index)
1491   >;
1492 }
1493
1494 foreach Index = 0-3 in {
1495   def Extract_Element_v4i32_#Index : Extract_Element <
1496     i32, v4i32, Index, !cast<SubRegIndex>(sub#Index)
1497   >;
1498   def Insert_Element_v4i32_#Index : Insert_Element <
1499     i32, v4i32, Index, !cast<SubRegIndex>(sub#Index)
1500   >;
1501
1502   def Extract_Element_v4f32_#Index : Extract_Element <
1503     f32, v4f32, Index, !cast<SubRegIndex>(sub#Index)
1504   >;
1505   def Insert_Element_v4f32_#Index : Insert_Element <
1506     f32, v4f32, Index, !cast<SubRegIndex>(sub#Index)
1507   >;
1508 }
1509
1510 foreach Index = 0-7 in {
1511   def Extract_Element_v8i32_#Index : Extract_Element <
1512     i32, v8i32, Index, !cast<SubRegIndex>(sub#Index)
1513   >;
1514   def Insert_Element_v8i32_#Index : Insert_Element <
1515     i32, v8i32, Index, !cast<SubRegIndex>(sub#Index)
1516   >;
1517
1518   def Extract_Element_v8f32_#Index : Extract_Element <
1519     f32, v8f32, Index, !cast<SubRegIndex>(sub#Index)
1520   >;
1521   def Insert_Element_v8f32_#Index : Insert_Element <
1522     f32, v8f32, Index, !cast<SubRegIndex>(sub#Index)
1523   >;
1524 }
1525
1526 foreach Index = 0-15 in {
1527   def Extract_Element_v16i32_#Index : Extract_Element <
1528     i32, v16i32, Index, !cast<SubRegIndex>(sub#Index)
1529   >;
1530   def Insert_Element_v16i32_#Index : Insert_Element <
1531     i32, v16i32, Index, !cast<SubRegIndex>(sub#Index)
1532   >;
1533
1534   def Extract_Element_v16f32_#Index : Extract_Element <
1535     f32, v16f32, Index, !cast<SubRegIndex>(sub#Index)
1536   >;
1537   def Insert_Element_v16f32_#Index : Insert_Element <
1538     f32, v16f32, Index, !cast<SubRegIndex>(sub#Index)
1539   >;
1540 }
1541
1542 def : BitConvert <i32, f32, SReg_32>;
1543 def : BitConvert <i32, f32, VReg_32>;
1544
1545 def : BitConvert <f32, i32, SReg_32>;
1546 def : BitConvert <f32, i32, VReg_32>;
1547
1548 def : BitConvert <i64, f64, VReg_64>;
1549
1550 def : BitConvert <f64, i64, VReg_64>;
1551
1552 def : BitConvert <v2f32, v2i32, VReg_64>;
1553 def : BitConvert <v2i32, v2f32, VReg_64>;
1554
1555 def : BitConvert <v4f32, v4i32, VReg_128>;
1556 def : BitConvert <v4i32, v4f32, VReg_128>;
1557
1558 def : BitConvert <v8i32, v32i8, SReg_256>;
1559 def : BitConvert <v32i8, v8i32, SReg_256>;
1560 def : BitConvert <v8i32, v32i8, VReg_256>;
1561 def : BitConvert <v32i8, v8i32, VReg_256>;
1562
1563 /********** =================== **********/
1564 /********** Src & Dst modifiers **********/
1565 /********** =================== **********/
1566
1567 def : Pat <
1568   (int_AMDIL_clamp f32:$src, (f32 FP_ZERO), (f32 FP_ONE)),
1569   (V_ADD_F32_e64 $src, (i32 0 /* SRC1 */),
1570    0 /* ABS */, 1 /* CLAMP */, 0 /* OMOD */, 0 /* NEG */)
1571 >;
1572
1573 def : Pat <
1574   (fabs f32:$src),
1575   (V_ADD_F32_e64 $src, (i32 0 /* SRC1 */),
1576    1 /* ABS */, 0 /* CLAMP */, 0 /* OMOD */, 0 /* NEG */)
1577 >;
1578
1579 def : Pat <
1580   (fneg f32:$src),
1581   (V_ADD_F32_e64 $src, (i32 0 /* SRC1 */),
1582    0 /* ABS */, 0 /* CLAMP */, 0 /* OMOD */, 1 /* NEG */)
1583 >;
1584
1585 /********** ================== **********/
1586 /********** Immediate Patterns **********/
1587 /********** ================== **********/
1588
1589 def : Pat <
1590   (SGPRImm<(i32 imm)>:$imm),
1591   (S_MOV_B32 imm:$imm)
1592 >;
1593
1594 def : Pat <
1595   (SGPRImm<(f32 fpimm)>:$imm),
1596   (S_MOV_B32 fpimm:$imm)
1597 >;
1598
1599 def : Pat <
1600   (i32 imm:$imm),
1601   (V_MOV_B32_e32 imm:$imm)
1602 >;
1603
1604 def : Pat <
1605   (f32 fpimm:$imm),
1606   (V_MOV_B32_e32 fpimm:$imm)
1607 >;
1608
1609 def : Pat <
1610   (i1 imm:$imm),
1611   (S_MOV_B64 imm:$imm)
1612 >;
1613
1614 def : Pat <
1615   (i64 InlineImm<i64>:$imm),
1616   (S_MOV_B64 InlineImm<i64>:$imm)
1617 >;
1618
1619 // i64 immediates aren't supported in hardware, split it into two 32bit values
1620 def : Pat <
1621   (i64 imm:$imm),
1622   (INSERT_SUBREG (INSERT_SUBREG (i64 (IMPLICIT_DEF)),
1623     (S_MOV_B32 (i32 (LO32 imm:$imm))), sub0),
1624     (S_MOV_B32 (i32 (HI32 imm:$imm))), sub1)
1625 >;
1626
1627 def : Pat <
1628   (f64 fpimm:$imm),
1629   (INSERT_SUBREG (INSERT_SUBREG (f64 (IMPLICIT_DEF)),
1630     (V_MOV_B32_e32 (f32 (LO32f fpimm:$imm))), sub0),
1631     (V_MOV_B32_e32 (f32 (HI32f fpimm:$imm))), sub1)
1632 >;
1633
1634 /********** ===================== **********/
1635 /********** Interpolation Paterns **********/
1636 /********** ===================== **********/
1637
1638 def : Pat <
1639   (int_SI_fs_constant imm:$attr_chan, imm:$attr, i32:$params),
1640   (V_INTERP_MOV_F32 INTERP.P0, imm:$attr_chan, imm:$attr, $params)
1641 >;
1642
1643 def : Pat <
1644   (int_SI_fs_interp imm:$attr_chan, imm:$attr, M0Reg:$params, v2i32:$ij),
1645   (V_INTERP_P2_F32 (V_INTERP_P1_F32 (EXTRACT_SUBREG v2i32:$ij, sub0),
1646                                     imm:$attr_chan, imm:$attr, i32:$params),
1647                    (EXTRACT_SUBREG $ij, sub1),
1648                    imm:$attr_chan, imm:$attr, $params)
1649 >;
1650
1651 /********** ================== **********/
1652 /********** Intrinsic Patterns **********/
1653 /********** ================== **********/
1654
1655 /* llvm.AMDGPU.pow */
1656 def : POW_Common <V_LOG_F32_e32, V_EXP_F32_e32, V_MUL_LEGACY_F32_e32>;
1657
1658 def : Pat <
1659   (int_AMDGPU_div f32:$src0, f32:$src1),
1660   (V_MUL_LEGACY_F32_e32 $src0, (V_RCP_LEGACY_F32_e32 $src1))
1661 >;
1662
1663 def : Pat<
1664   (fdiv f32:$src0, f32:$src1),
1665   (V_MUL_F32_e32 $src0, (V_RCP_F32_e32 $src1))
1666 >;
1667
1668 def : Pat<
1669   (fdiv f64:$src0, f64:$src1),
1670   (V_MUL_F64 $src0, (V_RCP_F64_e32 $src1), (i64 0))
1671 >;
1672
1673 def : Pat <
1674   (fcos f32:$src0),
1675   (V_COS_F32_e32 (V_MUL_F32_e32 $src0, (V_MOV_B32_e32 CONST.TWO_PI_INV)))
1676 >;
1677
1678 def : Pat <
1679   (fsin f32:$src0),
1680   (V_SIN_F32_e32 (V_MUL_F32_e32 $src0, (V_MOV_B32_e32 CONST.TWO_PI_INV)))
1681 >;
1682
1683 def : Pat <
1684   (int_AMDGPU_cube v4f32:$src),
1685   (INSERT_SUBREG (INSERT_SUBREG (INSERT_SUBREG (INSERT_SUBREG (v4f32 (IMPLICIT_DEF)),
1686     (V_CUBETC_F32 (EXTRACT_SUBREG $src, sub0),
1687                   (EXTRACT_SUBREG $src, sub1),
1688                   (EXTRACT_SUBREG $src, sub2)),
1689                    sub0),
1690     (V_CUBESC_F32 (EXTRACT_SUBREG $src, sub0),
1691                   (EXTRACT_SUBREG $src, sub1),
1692                   (EXTRACT_SUBREG $src, sub2)),
1693                    sub1),
1694     (V_CUBEMA_F32 (EXTRACT_SUBREG $src, sub0),
1695                   (EXTRACT_SUBREG $src, sub1),
1696                   (EXTRACT_SUBREG $src, sub2)),
1697                    sub2),
1698     (V_CUBEID_F32 (EXTRACT_SUBREG $src, sub0),
1699                   (EXTRACT_SUBREG $src, sub1),
1700                   (EXTRACT_SUBREG $src, sub2)),
1701                    sub3)
1702 >;
1703
1704 def : Pat <
1705   (i32 (sext i1:$src0)),
1706   (V_CNDMASK_B32_e64 (i32 0), (i32 -1), $src0)
1707 >;
1708
1709 // 1. Offset as 8bit DWORD immediate
1710 def : Pat <
1711   (SIload_constant i128:$sbase, IMM8bitDWORD:$offset),
1712   (S_BUFFER_LOAD_DWORD_IMM $sbase, IMM8bitDWORD:$offset)
1713 >;
1714
1715 // 2. Offset loaded in an 32bit SGPR
1716 def : Pat <
1717   (SIload_constant i128:$sbase, imm:$offset),
1718   (S_BUFFER_LOAD_DWORD_SGPR $sbase, (S_MOV_B32 imm:$offset))
1719 >;
1720
1721 // 3. Offset in an 32Bit VGPR
1722 def : Pat <
1723   (SIload_constant i128:$sbase, i32:$voff),
1724   (BUFFER_LOAD_DWORD_OFFEN $sbase, $voff)
1725 >;
1726
1727 // The multiplication scales from [0,1] to the unsigned integer range
1728 def : Pat <
1729   (AMDGPUurecip i32:$src0),
1730   (V_CVT_U32_F32_e32
1731     (V_MUL_F32_e32 CONST.FP_UINT_MAX_PLUS_1,
1732                    (V_RCP_IFLAG_F32_e32 (V_CVT_F32_U32_e32 $src0))))
1733 >;
1734
1735 def : Pat <
1736   (int_SI_tid),
1737   (V_MBCNT_HI_U32_B32_e32 0xffffffff,
1738                           (V_MBCNT_LO_U32_B32_e64 0xffffffff, 0, 0, 0, 0, 0))
1739 >;
1740
1741 /********** ================== **********/
1742 /**********   VOP3 Patterns    **********/
1743 /********** ================== **********/
1744
1745 def : Pat <
1746   (f32 (fadd (fmul f32:$src0, f32:$src1), f32:$src2)),
1747   (V_MAD_F32 $src0, $src1, $src2)
1748 >;
1749
1750 /********** ======================= **********/
1751 /**********   Load/Store Patterns   **********/
1752 /********** ======================= **********/
1753
1754 class DSReadPat <DS inst, ValueType vt, PatFrag frag> : Pat <
1755   (frag i32:$src0),
1756   (vt (inst 0, $src0, $src0, $src0, 0, 0))
1757 >;
1758
1759 def : DSReadPat <DS_READ_I8,  i32, sextloadi8_local>;
1760 def : DSReadPat <DS_READ_U8,  i32, az_extloadi8_local>;
1761 def : DSReadPat <DS_READ_I16, i32, sextloadi16_local>;
1762 def : DSReadPat <DS_READ_U16, i32, az_extloadi16_local>;
1763 def : DSReadPat <DS_READ_B32, i32, local_load>;
1764 def : Pat <
1765     (local_load i32:$src0),
1766     (i32 (DS_READ_B32 0, $src0, $src0, $src0, 0, 0))
1767 >;
1768
1769 class DSWritePat <DS inst, ValueType vt, PatFrag frag> : Pat <
1770   (frag i32:$src1, i32:$src0),
1771   (inst 0, $src0, $src1, $src1, 0, 0)
1772 >;
1773
1774 def : DSWritePat <DS_WRITE_B8, i32, truncstorei8_local>;
1775 def : DSWritePat <DS_WRITE_B16, i32, truncstorei16_local>;
1776 def : DSWritePat <DS_WRITE_B32, i32, local_store>;
1777
1778 /********** ================== **********/
1779 /**********   SMRD Patterns    **********/
1780 /********** ================== **********/
1781
1782 multiclass SMRD_Pattern <SMRD Instr_IMM, SMRD Instr_SGPR, ValueType vt> {
1783
1784   // 1. Offset as 8bit DWORD immediate
1785   def : Pat <
1786     (constant_load (SIadd64bit32bit i64:$sbase, IMM8bitDWORD:$offset)),
1787     (vt (Instr_IMM $sbase, IMM8bitDWORD:$offset))
1788   >;
1789
1790   // 2. Offset loaded in an 32bit SGPR
1791   def : Pat <
1792     (constant_load (SIadd64bit32bit i64:$sbase, imm:$offset)),
1793     (vt (Instr_SGPR $sbase, (S_MOV_B32 imm:$offset)))
1794   >;
1795
1796   // 3. No offset at all
1797   def : Pat <
1798     (constant_load i64:$sbase),
1799     (vt (Instr_IMM $sbase, 0))
1800   >;
1801 }
1802
1803 defm : SMRD_Pattern <S_LOAD_DWORD_IMM, S_LOAD_DWORD_SGPR, f32>;
1804 defm : SMRD_Pattern <S_LOAD_DWORD_IMM, S_LOAD_DWORD_SGPR, i32>;
1805 defm : SMRD_Pattern <S_LOAD_DWORDX2_IMM, S_LOAD_DWORDX2_SGPR, i64>;
1806 defm : SMRD_Pattern <S_LOAD_DWORDX2_IMM, S_LOAD_DWORDX2_SGPR, v2i32>;
1807 defm : SMRD_Pattern <S_LOAD_DWORDX4_IMM, S_LOAD_DWORDX4_SGPR, i128>;
1808 defm : SMRD_Pattern <S_LOAD_DWORDX8_IMM, S_LOAD_DWORDX8_SGPR, v32i8>;
1809
1810 //===----------------------------------------------------------------------===//
1811 // MUBUF Patterns
1812 //===----------------------------------------------------------------------===//
1813
1814 multiclass MUBUFLoad_Pattern <MUBUF Instr_ADDR64, ValueType vt,
1815                               PatFrag global_ld, PatFrag constant_ld> {
1816   def : Pat <
1817     (vt (global_ld (add i64:$ptr, (i64 IMM12bit:$offset)))),
1818     (Instr_ADDR64 (SI_ADDR64_RSRC (i64 0)), $ptr, (as_i16imm $offset))
1819   >;
1820
1821   def : Pat <
1822     (vt (global_ld i64:$ptr)),
1823     (Instr_ADDR64 (SI_ADDR64_RSRC (i64 0)), $ptr, 0)
1824   >;
1825
1826   def : Pat <
1827      (vt (global_ld (add i64:$ptr, i64:$offset))),
1828      (Instr_ADDR64 (SI_ADDR64_RSRC $ptr), $offset, 0)
1829   >;
1830
1831   def : Pat <
1832      (vt (constant_ld (add i64:$ptr, i64:$offset))),
1833      (Instr_ADDR64 (SI_ADDR64_RSRC $ptr), $offset, 0)
1834   >;
1835 }
1836
1837 defm : MUBUFLoad_Pattern <BUFFER_LOAD_SBYTE_ADDR64, i32,
1838                           sextloadi8_global, sextloadi8_constant>;
1839 defm : MUBUFLoad_Pattern <BUFFER_LOAD_UBYTE_ADDR64, i32,
1840                           az_extloadi8_global, az_extloadi8_constant>;
1841 defm : MUBUFLoad_Pattern <BUFFER_LOAD_SSHORT_ADDR64, i32,
1842                           sextloadi16_global, sextloadi16_constant>;
1843 defm : MUBUFLoad_Pattern <BUFFER_LOAD_USHORT_ADDR64, i32,
1844                           az_extloadi16_global, az_extloadi16_constant>;
1845 defm : MUBUFLoad_Pattern <BUFFER_LOAD_DWORD_ADDR64, i32,
1846                           global_load, constant_load>;
1847 defm : MUBUFLoad_Pattern <BUFFER_LOAD_DWORDX2_ADDR64, i64,
1848                           global_load, constant_load>;
1849 defm : MUBUFLoad_Pattern <BUFFER_LOAD_DWORDX2_ADDR64, i64,
1850                           az_extloadi32_global, az_extloadi32_constant>;
1851 defm : MUBUFLoad_Pattern <BUFFER_LOAD_DWORDX2_ADDR64, v2i32,
1852                           global_load, constant_load>;
1853 defm : MUBUFLoad_Pattern <BUFFER_LOAD_DWORDX4_ADDR64, v4i32,
1854                           global_load, constant_load>;
1855
1856 multiclass MUBUFStore_Pattern <MUBUF Instr, ValueType vt, PatFrag st> {
1857
1858   def : Pat <
1859     (st vt:$value, i64:$ptr),
1860     (Instr $value, (SI_ADDR64_RSRC (i64 0)), $ptr, 0)
1861   >;
1862
1863   def : Pat <
1864     (st vt:$value, (add i64:$ptr, i64:$offset)),
1865     (Instr $value, (SI_ADDR64_RSRC $ptr), $offset, 0)
1866    >;
1867 }
1868
1869 defm : MUBUFStore_Pattern <BUFFER_STORE_BYTE, i32, truncstorei8_global>;
1870 defm : MUBUFStore_Pattern <BUFFER_STORE_SHORT, i32, truncstorei16_global>;
1871 defm : MUBUFStore_Pattern <BUFFER_STORE_DWORD, i32, global_store>;
1872 defm : MUBUFStore_Pattern <BUFFER_STORE_DWORDX2, i64, global_store>;
1873 defm : MUBUFStore_Pattern <BUFFER_STORE_DWORDX2, v2i32, global_store>;
1874 defm : MUBUFStore_Pattern <BUFFER_STORE_DWORDX4, v4i32, global_store>;
1875
1876 /********** ====================== **********/
1877 /**********   Indirect adressing   **********/
1878 /********** ====================== **********/
1879
1880 multiclass SI_INDIRECT_Pattern <ValueType vt, SI_INDIRECT_DST IndDst> {
1881
1882   // 1. Extract with offset
1883   def : Pat<
1884     (vector_extract vt:$vec, (add i32:$idx, imm:$off)),
1885     (f32 (SI_INDIRECT_SRC (IMPLICIT_DEF), $vec, $idx, imm:$off))
1886   >;
1887
1888   // 2. Extract without offset
1889   def : Pat<
1890     (vector_extract vt:$vec, i32:$idx),
1891     (f32 (SI_INDIRECT_SRC (IMPLICIT_DEF), $vec, $idx, 0))
1892   >;
1893
1894   // 3. Insert with offset
1895   def : Pat<
1896     (vector_insert vt:$vec, f32:$val, (add i32:$idx, imm:$off)),
1897     (IndDst (IMPLICIT_DEF), $vec, $idx, imm:$off, $val)
1898   >;
1899
1900   // 4. Insert without offset
1901   def : Pat<
1902     (vector_insert vt:$vec, f32:$val, i32:$idx),
1903     (IndDst (IMPLICIT_DEF), $vec, $idx, 0, $val)
1904   >;
1905 }
1906
1907 defm : SI_INDIRECT_Pattern <v2f32, SI_INDIRECT_DST_V2>;
1908 defm : SI_INDIRECT_Pattern <v4f32, SI_INDIRECT_DST_V4>;
1909 defm : SI_INDIRECT_Pattern <v8f32, SI_INDIRECT_DST_V8>;
1910 defm : SI_INDIRECT_Pattern <v16f32, SI_INDIRECT_DST_V16>;
1911
1912 /********** =============== **********/
1913 /**********   Conditions    **********/
1914 /********** =============== **********/
1915
1916 def : Pat<
1917   (i1 (setcc f32:$src0, f32:$src1, SETO)),
1918   (V_CMP_O_F32_e64 $src0, $src1)
1919 >;
1920
1921 def : Pat<
1922   (i1 (setcc f32:$src0, f32:$src1, SETUO)),
1923   (V_CMP_U_F32_e64 $src0, $src1)
1924 >;
1925
1926 //============================================================================//
1927 // Miscellaneous Optimization Patterns
1928 //============================================================================//
1929
1930 def : SHA256MaPattern <V_BFI_B32, V_XOR_B32_e32>;
1931
1932 } // End isSI predicate