fix the X86 backend to just drop llvm.declare nodes for VLAs instead of
[oota-llvm.git] / lib / Target / Sparc / SparcInstrInfo.cpp
1 //===- SparcInstrInfo.cpp - Sparc Instruction Information -------*- C++ -*-===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 // This file contains the Sparc implementation of the TargetInstrInfo class.
11 //
12 //===----------------------------------------------------------------------===//
13
14 #include "SparcInstrInfo.h"
15 #include "SparcSubtarget.h"
16 #include "Sparc.h"
17 #include "llvm/ADT/STLExtras.h"
18 #include "llvm/ADT/SmallVector.h"
19 #include "llvm/CodeGen/MachineInstrBuilder.h"
20 #include "SparcGenInstrInfo.inc"
21 using namespace llvm;
22
23 SparcInstrInfo::SparcInstrInfo(SparcSubtarget &ST)
24   : TargetInstrInfoImpl(SparcInsts, array_lengthof(SparcInsts)),
25     RI(ST, *this), Subtarget(ST) {
26 }
27
28 static bool isZeroImm(const MachineOperand &op) {
29   return op.isImm() && op.getImm() == 0;
30 }
31
32 /// Return true if the instruction is a register to register move and
33 /// leave the source and dest operands in the passed parameters.
34 ///
35 bool SparcInstrInfo::isMoveInstr(const MachineInstr &MI,
36                                  unsigned &SrcReg, unsigned &DstReg,
37                                  unsigned &SrcSR, unsigned &DstSR) const {
38   SrcSR = DstSR = 0; // No sub-registers.
39
40   // We look for 3 kinds of patterns here:
41   // or with G0 or 0
42   // add with G0 or 0
43   // fmovs or FpMOVD (pseudo double move).
44   if (MI.getOpcode() == SP::ORrr || MI.getOpcode() == SP::ADDrr) {
45     if (MI.getOperand(1).getReg() == SP::G0) {
46       DstReg = MI.getOperand(0).getReg();
47       SrcReg = MI.getOperand(2).getReg();
48       return true;
49     } else if (MI.getOperand(2).getReg() == SP::G0) {
50       DstReg = MI.getOperand(0).getReg();
51       SrcReg = MI.getOperand(1).getReg();
52       return true;
53     }
54   } else if ((MI.getOpcode() == SP::ORri || MI.getOpcode() == SP::ADDri) &&
55              isZeroImm(MI.getOperand(2)) && MI.getOperand(1).isReg()) {
56     DstReg = MI.getOperand(0).getReg();
57     SrcReg = MI.getOperand(1).getReg();
58     return true;
59   } else if (MI.getOpcode() == SP::FMOVS || MI.getOpcode() == SP::FpMOVD ||
60              MI.getOpcode() == SP::FMOVD) {
61     SrcReg = MI.getOperand(1).getReg();
62     DstReg = MI.getOperand(0).getReg();
63     return true;
64   }
65   return false;
66 }
67
68 /// isLoadFromStackSlot - If the specified machine instruction is a direct
69 /// load from a stack slot, return the virtual or physical register number of
70 /// the destination along with the FrameIndex of the loaded stack slot.  If
71 /// not, return 0.  This predicate must return 0 if the instruction has
72 /// any side effects other than loading from the stack slot.
73 unsigned SparcInstrInfo::isLoadFromStackSlot(const MachineInstr *MI,
74                                              int &FrameIndex) const {
75   if (MI->getOpcode() == SP::LDri ||
76       MI->getOpcode() == SP::LDFri ||
77       MI->getOpcode() == SP::LDDFri) {
78     if (MI->getOperand(1).isFI() && MI->getOperand(2).isImm() &&
79         MI->getOperand(2).getImm() == 0) {
80       FrameIndex = MI->getOperand(1).getIndex();
81       return MI->getOperand(0).getReg();
82     }
83   }
84   return 0;
85 }
86
87 /// isStoreToStackSlot - If the specified machine instruction is a direct
88 /// store to a stack slot, return the virtual or physical register number of
89 /// the source reg along with the FrameIndex of the loaded stack slot.  If
90 /// not, return 0.  This predicate must return 0 if the instruction has
91 /// any side effects other than storing to the stack slot.
92 unsigned SparcInstrInfo::isStoreToStackSlot(const MachineInstr *MI,
93                                             int &FrameIndex) const {
94   if (MI->getOpcode() == SP::STri ||
95       MI->getOpcode() == SP::STFri ||
96       MI->getOpcode() == SP::STDFri) {
97     if (MI->getOperand(0).isFI() && MI->getOperand(1).isImm() &&
98         MI->getOperand(1).getImm() == 0) {
99       FrameIndex = MI->getOperand(0).getIndex();
100       return MI->getOperand(2).getReg();
101     }
102   }
103   return 0;
104 }
105
106 unsigned
107 SparcInstrInfo::InsertBranch(MachineBasicBlock &MBB,MachineBasicBlock *TBB,
108                              MachineBasicBlock *FBB,
109                              const SmallVectorImpl<MachineOperand> &Cond)const{
110   // Can only insert uncond branches so far.
111   assert(Cond.empty() && !FBB && TBB && "Can only handle uncond branches!");
112   BuildMI(&MBB, get(SP::BA)).addMBB(TBB);
113   return 1;
114 }
115
116 bool SparcInstrInfo::copyRegToReg(MachineBasicBlock &MBB,
117                                   MachineBasicBlock::iterator I,
118                                   unsigned DestReg, unsigned SrcReg,
119                                   const TargetRegisterClass *DestRC,
120                                   const TargetRegisterClass *SrcRC) const {
121   if (DestRC != SrcRC) {
122     // Not yet supported!
123     return false;
124   }
125
126   DebugLoc DL = DebugLoc::getUnknownLoc();
127   if (I != MBB.end()) DL = I->getDebugLoc();
128
129   if (DestRC == SP::IntRegsRegisterClass)
130     BuildMI(MBB, I, DL, get(SP::ORrr), DestReg).addReg(SP::G0).addReg(SrcReg);
131   else if (DestRC == SP::FPRegsRegisterClass)
132     BuildMI(MBB, I, DL, get(SP::FMOVS), DestReg).addReg(SrcReg);
133   else if (DestRC == SP::DFPRegsRegisterClass)
134     BuildMI(MBB, I, DL, get(Subtarget.isV9() ? SP::FMOVD : SP::FpMOVD),DestReg)
135       .addReg(SrcReg);
136   else
137     // Can't copy this register
138     return false;
139
140   return true;
141 }
142
143 void SparcInstrInfo::
144 storeRegToStackSlot(MachineBasicBlock &MBB, MachineBasicBlock::iterator I,
145                     unsigned SrcReg, bool isKill, int FI,
146                     const TargetRegisterClass *RC) const {
147   DebugLoc DL = DebugLoc::getUnknownLoc();
148   if (I != MBB.end()) DL = I->getDebugLoc();
149
150   // On the order of operands here: think "[FrameIdx + 0] = SrcReg".
151   if (RC == SP::IntRegsRegisterClass)
152     BuildMI(MBB, I, DL, get(SP::STri)).addFrameIndex(FI).addImm(0)
153       .addReg(SrcReg, false, false, isKill);
154   else if (RC == SP::FPRegsRegisterClass)
155     BuildMI(MBB, I, DL, get(SP::STFri)).addFrameIndex(FI).addImm(0)
156       .addReg(SrcReg, false, false, isKill);
157   else if (RC == SP::DFPRegsRegisterClass)
158     BuildMI(MBB, I, DL, get(SP::STDFri)).addFrameIndex(FI).addImm(0)
159       .addReg(SrcReg, false, false, isKill);
160   else
161     assert(0 && "Can't store this register to stack slot");
162 }
163
164 void SparcInstrInfo::storeRegToAddr(MachineFunction &MF, unsigned SrcReg,
165                                     bool isKill,
166                                     SmallVectorImpl<MachineOperand> &Addr,
167                                     const TargetRegisterClass *RC,
168                                  SmallVectorImpl<MachineInstr*> &NewMIs) const {
169   unsigned Opc = 0;
170   if (RC == SP::IntRegsRegisterClass)
171     Opc = SP::STri;
172   else if (RC == SP::FPRegsRegisterClass)
173     Opc = SP::STFri;
174   else if (RC == SP::DFPRegsRegisterClass)
175     Opc = SP::STDFri;
176   else
177     assert(0 && "Can't load this register");
178   MachineInstrBuilder MIB = BuildMI(MF, get(Opc));
179   for (unsigned i = 0, e = Addr.size(); i != e; ++i) {
180     MachineOperand &MO = Addr[i];
181     if (MO.isReg())
182       MIB.addReg(MO.getReg());
183     else if (MO.isImm())
184       MIB.addImm(MO.getImm());
185     else {
186       assert(MO.isFI());
187       MIB.addFrameIndex(MO.getIndex());
188     }
189   }
190   MIB.addReg(SrcReg, false, false, isKill);
191   NewMIs.push_back(MIB);
192   return;
193 }
194
195 void SparcInstrInfo::
196 loadRegFromStackSlot(MachineBasicBlock &MBB, MachineBasicBlock::iterator I,
197                      unsigned DestReg, int FI,
198                      const TargetRegisterClass *RC) const {
199   DebugLoc DL = DebugLoc::getUnknownLoc();
200   if (I != MBB.end()) DL = I->getDebugLoc();
201
202   if (RC == SP::IntRegsRegisterClass)
203     BuildMI(MBB, I, DL, get(SP::LDri), DestReg).addFrameIndex(FI).addImm(0);
204   else if (RC == SP::FPRegsRegisterClass)
205     BuildMI(MBB, I, DL, get(SP::LDFri), DestReg).addFrameIndex(FI).addImm(0);
206   else if (RC == SP::DFPRegsRegisterClass)
207     BuildMI(MBB, I, DL, get(SP::LDDFri), DestReg).addFrameIndex(FI).addImm(0);
208   else
209     assert(0 && "Can't load this register from stack slot");
210 }
211
212 void SparcInstrInfo::loadRegFromAddr(MachineFunction &MF, unsigned DestReg,
213                                      SmallVectorImpl<MachineOperand> &Addr,
214                                      const TargetRegisterClass *RC,
215                                  SmallVectorImpl<MachineInstr*> &NewMIs) const {
216   unsigned Opc = 0;
217   if (RC == SP::IntRegsRegisterClass)
218     Opc = SP::LDri;
219   else if (RC == SP::FPRegsRegisterClass)
220     Opc = SP::LDFri;
221   else if (RC == SP::DFPRegsRegisterClass)
222     Opc = SP::LDDFri;
223   else
224     assert(0 && "Can't load this register");
225   MachineInstrBuilder MIB = BuildMI(MF, get(Opc), DestReg);
226   for (unsigned i = 0, e = Addr.size(); i != e; ++i) {
227     MachineOperand &MO = Addr[i];
228     if (MO.isReg())
229       MIB.addReg(MO.getReg());
230     else if (MO.isImm())
231       MIB.addImm(MO.getImm());
232     else {
233       assert(MO.isFI());
234       MIB.addFrameIndex(MO.getIndex());
235     }
236   }
237   NewMIs.push_back(MIB);
238   return;
239 }
240
241 MachineInstr *SparcInstrInfo::foldMemoryOperandImpl(MachineFunction &MF,
242                                                     MachineInstr* MI,
243                                           const SmallVectorImpl<unsigned> &Ops,
244                                                     int FI) const {
245   if (Ops.size() != 1) return NULL;
246
247   unsigned OpNum = Ops[0];
248   bool isFloat = false;
249   MachineInstr *NewMI = NULL;
250   switch (MI->getOpcode()) {
251   case SP::ORrr:
252     if (MI->getOperand(1).isReg() && MI->getOperand(1).getReg() == SP::G0&&
253         MI->getOperand(0).isReg() && MI->getOperand(2).isReg()) {
254       if (OpNum == 0)    // COPY -> STORE
255         NewMI = BuildMI(MF, MI->getDebugLoc(), get(SP::STri))
256           .addFrameIndex(FI)
257           .addImm(0)
258           .addReg(MI->getOperand(2).getReg());
259       else               // COPY -> LOAD
260         NewMI = BuildMI(MF, MI->getDebugLoc(), get(SP::LDri),
261                         MI->getOperand(0).getReg())
262           .addFrameIndex(FI)
263           .addImm(0);
264     }
265     break;
266   case SP::FMOVS:
267     isFloat = true;
268     // FALLTHROUGH
269   case SP::FMOVD:
270     if (OpNum == 0) { // COPY -> STORE
271       unsigned SrcReg = MI->getOperand(1).getReg();
272       bool isKill = MI->getOperand(1).isKill();
273       NewMI = BuildMI(MF, MI->getDebugLoc(),
274                       get(isFloat ? SP::STFri : SP::STDFri))
275         .addFrameIndex(FI)
276         .addImm(0)
277         .addReg(SrcReg, false, false, isKill);
278     } else {             // COPY -> LOAD
279       unsigned DstReg = MI->getOperand(0).getReg();
280       bool isDead = MI->getOperand(0).isDead();
281       NewMI = BuildMI(MF, MI->getDebugLoc(),
282                       get(isFloat ? SP::LDFri : SP::LDDFri))
283         .addReg(DstReg, true, false, false, isDead)
284         .addFrameIndex(FI)
285         .addImm(0);
286     }
287     break;
288   }
289
290   return NewMI;
291 }