Define the target name so we can use it via TableGen.
[oota-llvm.git] / lib / Target / SparcV9 / SparcV9.td
1 //===- SparcV9.td - Target Description for SparcV9 Target -----------------===//
2 // 
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file was developed by the LLVM research group and is distributed under
6 // the University of Illinois Open Source License. See LICENSE.TXT for details.
7 // 
8 //===----------------------------------------------------------------------===//
9 //
10 // TableGen target description file for the SparcV9. This is currently used 
11 // primarily to generate part of the SparcV9CodeEmitter automatically.
12 //
13 //===----------------------------------------------------------------------===//
14
15 include "../Target.td"
16
17 include "SparcV9_Reg.td"
18
19 //===----------------------------------------------------------------------===//
20 // Instructions
21 //===----------------------------------------------------------------------===//
22
23 class InstV9 : Instruction {          // SparcV9 instruction baseline
24   field bits<32> Inst;
25
26   let Name = "SparcV9";
27   let Namespace = "V9";
28
29   bits<2> op;
30   let Inst{31-30} = op;               // Top two bits are the 'op' field
31
32   // Bit attributes specific to SparcV9 instructions
33   bit isPasi       = 0; // Does this instruction affect an alternate addr space?
34   bit isDeprecated = 0; // Is this instruction deprecated?
35   bit isPrivileged = 0; // Is this a privileged instruction?
36 }
37
38 include "SparcV9_F2.td"
39 include "SparcV9_F3.td"
40 include "SparcV9_F4.td"
41
42 //===----------------------------------------------------------------------===//
43 // Instruction list...
44 //
45
46 // Section A.2: Add - p137
47 def ADDr    : F3_1<2, 0b000000, "add">;             // add    rs1, rs2, rd
48 def ADDi    : F3_2<2, 0b000000, "add">;             // add    rs1, imm, rd
49 def ADDccr  : F3_1<2, 0b010000, "addcc">;           // addcc  rs1, rs2, rd
50 def ADDcci  : F3_2<2, 0b010000, "addcc">;           // addcc  rs1, imm, rd
51 def ADDCr   : F3_1<2, 0b001000, "addC">;            // addC   rs1, rs2, rd
52 def ADDCi   : F3_2<2, 0b001000, "addC">;            // addC   rs1, imm, rd
53 def ADDCccr : F3_1<2, 0b011000, "addCcc">;          // addCcc rs1, rs2, rd
54 def ADDCcci : F3_2<2, 0b011000, "addCcc">;          // addCcc rs1, imm, rd
55
56 // Section A.3: Branch on Integer Register with Prediction - p138
57 let op2 = 0b011 in {
58   def BRZ     : F2_4<0b001, "brz">;                 // Branch on rs1 == 0
59   def BRLEZ   : F2_4<0b010, "brlez">;               // Branch on rs1 <= 0
60   def BRLZ    : F2_4<0b011, "brlz">;                // Branch on rs1 <  0
61   def BRNZ    : F2_4<0b101, "brnz">;                // Branch on rs1 != 0
62   def BRGZ    : F2_4<0b110, "brgz">;                // Branch on rs1 >  0
63   def BRGEZ   : F2_4<0b111, "brgez">;               // Branch on rs1 >= 0
64 }
65
66 // Section A.4: Branch on Floating-Point Condition Codes (FBfcc) p140
67 // The following deprecated instructions don't seem to play nice on SparcV9
68 /*
69 let isDeprecated = 1 in {
70   let op2 = 0b110 in {
71     def FBA     : F2_2<0b1000, "fba">;              // Branch always
72     def FBN     : F2_2<0b0000, "fbn">;              // Branch never
73     def FBU     : F2_2<0b0111, "fbu">;              // Branch on unordered
74     def FBG     : F2_2<0b0110, "fbg">;              // Branch >
75     def FBUG    : F2_2<0b0101, "fbug">;             // Branch on unordered or >
76     def FBL     : F2_2<0b0100, "fbl">;              // Branch <
77     def FBUL    : F2_2<0b0011, "fbul">;             // Branch on unordered or <
78     def FBLG    : F2_2<0b0010, "fblg">;             // Branch < or >
79     def FBNE    : F2_2<0b0001, "fbne">;             // Branch !=
80     def FBE     : F2_2<0b1001, "fbe">;              // Branch ==
81     def FBUE    : F2_2<0b1010, "fbue">;             // Branch on unordered or ==
82     def FBGE    : F2_2<0b1011, "fbge">;             // Branch > or ==
83     def FBUGE   : F2_2<0b1100, "fbuge">;            // Branch unord or > or ==
84     def FBLE    : F2_2<0b1101, "fble">;             // Branch < or ==
85     def FBULE   : F2_2<0b1110, "fbule">;            // Branch unord or < or ==
86     def FBO     : F2_2<0b1111, "fbo">;              // Branch on ordered
87   }
88 }
89 */
90
91 // We now make these same opcodes represent the FBPfcc instructions
92 let op2 = 0b101 in {
93   def FBA     : F2_3<0b1000, "fba">;              // Branch always
94   def FBN     : F2_3<0b0000, "fbn">;              // Branch never
95   def FBU     : F2_3<0b0111, "fbu">;              // Branch on unordered
96   def FBG     : F2_3<0b0110, "fbg">;              // Branch >
97   def FBUG    : F2_3<0b0101, "fbug">;             // Branch on unordered or >
98   def FBL     : F2_3<0b0100, "fbl">;              // Branch <
99   def FBUL    : F2_3<0b0011, "fbul">;             // Branch on unordered or <
100   def FBLG    : F2_3<0b0010, "fblg">;             // Branch < or >
101   def FBNE    : F2_3<0b0001, "fbne">;             // Branch !=
102   def FBE     : F2_3<0b1001, "fbe">;              // Branch ==
103   def FBUE    : F2_3<0b1010, "fbue">;             // Branch on unordered or ==
104   def FBGE    : F2_3<0b1011, "fbge">;             // Branch > or ==
105   def FBUGE   : F2_3<0b1100, "fbuge">;            // Branch unord or > or ==
106   def FBLE    : F2_3<0b1101, "fble">;             // Branch < or ==
107   def FBULE   : F2_3<0b1110, "fbule">;            // Branch unord or < or ==
108   def FBO     : F2_3<0b1111, "fbo">;              // Branch on ordered
109 }
110
111 // Section A.5: Branch on FP condition codes with prediction - p143
112 // Not used in the SparcV9 backend (directly)
113 /*
114 let op2 = 0b101 in {
115   def FBPA     : F2_3<0b1000, "fba">;              // Branch always
116   def FBPN     : F2_3<0b0000, "fbn">;              // Branch never
117   def FBPU     : F2_3<0b0111, "fbu">;              // Branch on unordered
118   def FBPG     : F2_3<0b0110, "fbg">;              // Branch >
119   def FBPUG    : F2_3<0b0101, "fbug">;             // Branch on unordered or >
120   def FBPL     : F2_3<0b0100, "fbl">;              // Branch <
121   def FBPUL    : F2_3<0b0011, "fbul">;             // Branch on unordered or <
122   def FBPLG    : F2_3<0b0010, "fblg">;             // Branch < or >
123   def FBPNE    : F2_3<0b0001, "fbne">;             // Branch !=
124   def FBPE     : F2_3<0b1001, "fbe">;              // Branch ==
125   def FBPUE    : F2_3<0b1010, "fbue">;             // Branch on unordered or ==
126   def FBPGE    : F2_3<0b1011, "fbge">;             // Branch > or ==
127   def FBPUGE   : F2_3<0b1100, "fbuge">;            // Branch unord or > or ==
128   def FBPLE    : F2_3<0b1101, "fble">;             // Branch < or ==
129   def FBPULE   : F2_3<0b1110, "fbule">;            // Branch unord or < or ==
130   def FBPO     : F2_3<0b1111, "fbo">;              // Branch on ordered
131 }
132 */
133
134 // Section A.6: Branch on Integer condition codes (Bicc) - p146
135 /*
136 let isDeprecated = 1 in {
137   let op2 = 0b010 in {
138     def BA     : F2_2<0b1000, "ba">;              // Branch always
139     def BN     : F2_2<0b0000, "bn">;              // Branch never
140     def BNE    : F2_2<0b1001, "bne">;             // Branch !=
141     def BE     : F2_2<0b0001, "be">;              // Branch ==
142     def BG     : F2_2<0b1010, "bg">;              // Branch >
143     def BLE    : F2_2<0b0010, "ble">;             // Branch <=
144     def BGE    : F2_2<0b1011, "bge">;             // Branch >=
145     def BL     : F2_2<0b0011, "bl">;              // Branch <
146     def BGU    : F2_2<0b1100, "bgu">;             // Branch unsigned >
147     def BLEU   : F2_2<0b0100, "bleu">;            // Branch unsigned <=
148     def BCC    : F2_2<0b1101, "bcc">;             // Branch unsigned >=
149     def BCS    : F2_2<0b0101, "bcs">;             // Branch unsigned <=
150     def BPOS   : F2_2<0b1110, "bpos">;            // Branch on positive
151     def BNEG   : F2_2<0b0110, "bneg">;            // Branch on negative
152     def BVC    : F2_2<0b1111, "bvc">;             // Branch on overflow clear
153     def BVS    : F2_2<0b0111, "bvs">;             // Branch on overflow set
154   }
155 }
156 */
157
158 // Using the format of A.7 instructions...
159 let op2 = 0b001 in {
160   let cc = 0 in { // BA and BN don't read condition codes
161     def BA   : F2_3<0b1000, "ba">;              // Branch always
162     def BN   : F2_3<0b0000, "bn">;              // Branch never
163   }
164   def BNE    : F2_3<0b1001, "bne">;             // Branch !=
165   def BE     : F2_3<0b0001, "be">;              // Branch ==
166   def BG     : F2_3<0b1010, "bg">;              // Branch >
167   def BLE    : F2_3<0b0010, "ble">;             // Branch <=
168   def BGE    : F2_3<0b1011, "bge">;             // Branch >=
169   def BL     : F2_3<0b0011, "bl">;              // Branch <
170   def BGU    : F2_3<0b1100, "bgu">;             // Branch unsigned >
171   def BLEU   : F2_3<0b0100, "bleu">;            // Branch unsigned <=
172   def BCC    : F2_3<0b1101, "bcc">;             // Branch unsigned >=
173   def BCS    : F2_3<0b0101, "bcs">;             // Branch unsigned <=
174   def BPOS   : F2_3<0b1110, "bpos">;            // Branch on positive
175   def BNEG   : F2_3<0b0110, "bneg">;            // Branch on negative
176   def BVC    : F2_3<0b1111, "bvc">;             // Branch on overflow clear
177   def BVS    : F2_3<0b0111, "bvs">;             // Branch on overflow set
178 }
179
180 // Section A.7: Branch on integer condition codes with prediction - p148
181 // Not used in the SparcV9 backend
182 /*
183 let op2 = 0b001 in {
184   def BPA     : F2_3<0b1000, "bpa">;              // Branch always
185   def BPN     : F2_3<0b0000, "bpn">;              // Branch never
186   def BPNE    : F2_3<0b1001, "bpne">;             // Branch !=
187   def BPE     : F2_3<0b0001, "bpe">;              // Branch ==
188   def BPG     : F2_3<0b1010, "bpg">;              // Branch >
189   def BPLE    : F2_3<0b0010, "bple">;             // Branch <=
190   def BPGE    : F2_3<0b1011, "bpge">;             // Branch >=
191   def BPL     : F2_3<0b0011, "bpl">;              // Branch <
192   def BPGU    : F2_3<0b1100, "bpgu">;             // Branch unsigned >
193   def BPLEU   : F2_3<0b0100, "bpleu">;            // Branch unsigned <=
194   def BPCC    : F2_3<0b1101, "bpcc">;             // Branch unsigned >=
195   def BPCS    : F2_3<0b0101, "bpcs">;             // Branch unsigned <=
196   def BPPOS   : F2_3<0b1110, "bppos">;            // Branch on positive
197   def BPNEG   : F2_3<0b0110, "bpneg">;            // Branch on negative
198   def BPVC    : F2_3<0b1111, "bpvc">;             // Branch on overflow clear
199   def BPVS    : F2_3<0b0111, "bpvs">;             // Branch on overflow set
200 }
201 */
202
203 // Section A.8: CALL - p151, the only Format #1 instruction
204 def CALL : InstV9 {
205   bits<30> disp;
206   let op = 1;
207   let Inst{29-0} = disp;
208   let Name = "call";
209   let isCall = 1;
210 }
211
212 // Section A.9: Compare and Swap - p176
213 // CASA/CASXA: are for alternate address spaces!  Ignore them
214
215
216 // Section A.10: Divide (64-bit / 32-bit) - p178
217 // Not used in the SparcV9 backend
218 /*
219 let isDeprecated = 1 in {
220   def UDIVr   : F3_1<2, 0b001110, "udiv">;        // udiv r, r, r
221   def UDIVi   : F3_2<2, 0b001110, "udiv">;        // udiv r, r, i
222   def SDIVr   : F3_1<2, 0b001111, "sdiv">;        // sdiv r, r, r
223   def SDIVi   : F3_2<2, 0b001111, "sdiv">;        // sdiv r, r, i
224   def UDIVCCr : F3_1<2, 0b011110, "udivcc">;      // udivcc r, r, r
225   def UDIVCCi : F3_2<2, 0b011110, "udivcc">;      // udivcc r, r, i
226   def SDIVCCr : F3_1<2, 0b011111, "sdivcc">;      // sdivcc r, r, r
227   def SDIVCCi : F3_2<2, 0b011111, "sdivcc">;      // sdivcc r, r, i
228 }
229 */
230
231 // Section A.11: DONE and RETRY - p181
232 // Not used in the SparcV9 backend
233 /*
234 let isPrivileged = 1 in {
235   def DONE    : F3_18<0, "done">;                 // done
236   def RETRY   : F3_18<1, "retry">;                // retry
237 }
238 */
239
240 // Section A.12: Floating-Point Add and Subtract - p156
241 def FADDS : F3_16<2, 0b110100, 0x41, "fadds">;    // fadds frs1, frs2, frd
242 def FADDD : F3_16<2, 0b110100, 0x42, "faddd">;    // faddd frs1, frs2, frd
243 def FADDQ : F3_16<2, 0b110100, 0x43, "faddq">;    // faddq frs1, frs2, frd
244 def FSUBS : F3_16<2, 0b110100, 0x45, "fsubs">;    // fsubs frs1, frs2, frd
245 def FSUBD : F3_16<2, 0b110100, 0x46, "fsubd">;    // fsubd frs1, frs2, frd
246 def FSUBQ : F3_16<2, 0b110100, 0x47, "fsubq">;    // fsubq frs1, frs2, frd
247
248 // Section A.13: Floating-point compare - p159
249 def FCMPS  : F3_15<2, 0b110101, 0b001010001, "fcmps">;   // fcmps  %fcc, r1, r2
250 def FCMPD  : F3_15<2, 0b110101, 0b001010010, "fcmpd">;   // fcmpd  %fcc, r1, r2
251 def FCMPQ  : F3_15<2, 0b110101, 0b001010011, "fcmpq">;   // fcmpq  %fcc, r1, r2
252 // Currently unused in the SparcV9 backend
253 /*
254 def FCMPES : F3_15<2, 0b110101, 0b001010101, "fcmpes">;  // fcmpes %fcc, r1, r2
255 def FCMPED : F3_15<2, 0b110101, 0b001010110, "fcmped">;  // fcmped %fcc, r1, r2
256 def FCMPEQ : F3_15<2, 0b110101, 0b001010111, "fcmpeq">;  // fcmpeq %fcc, r1, r2
257 */
258
259 // Section A.14: Convert floating-point to integer - p161
260 def FSTOX : F3_14<2, 0b110100, 0b010000001, "fstox">;   // fstox rs2, rd
261 def FDTOX : F3_14<2, 0b110100, 0b010000010, "fstox">;   // fstox rs2, rd
262 def FQTOX : F3_14<2, 0b110100, 0b010000011, "fstox">;   // fstox rs2, rd
263 def FSTOI : F3_14<2, 0b110100, 0b011010001, "fstoi">;   // fstoi rs2, rd
264 def FDTOI : F3_14<2, 0b110100, 0b011010010, "fdtoi">;   // fdtoi rs2, rd
265 def FQTOI : F3_14<2, 0b110100, 0b011010011, "fqtoi">;   // fqtoi rs2, rd
266
267 // Section A.15: Convert between floating-point formats - p162
268 def FSTOD : F3_14<2, 0b110100, 0b011001001, "fstod">;   // fstod rs2, rd
269 def FSTOQ : F3_14<2, 0b110100, 0b011001101, "fstoq">;   // fstoq rs2, rd
270 def FDTOS : F3_14<2, 0b110100, 0b011000110, "fstos">;   // fstos rs2, rd
271 def FDTOQ : F3_14<2, 0b110100, 0b011001110, "fdtoq">;   // fdtoq rs2, rd
272 def FQTOS : F3_14<2, 0b110100, 0b011000111, "fqtos">;   // fqtos rs2, rd
273 def FQTOD : F3_14<2, 0b110100, 0b011001011, "fqtod">;   // fqtod rs2, rd
274
275 // Section A.16: Convert integer to floating-point - p163
276 def FXTOS : F3_14<2, 0b110100, 0b010000100, "fxtos">;   // fxtos rs2, rd
277 def FXTOD : F3_14<2, 0b110100, 0b010001000, "fxtod">;   // fxtod rs2, rd
278 def FXTOQ : F3_14<2, 0b110100, 0b010001100, "fxtoq">;   // fxtoq rs2, rd
279 def FITOS : F3_14<2, 0b110100, 0b011000100, "fitos">;   // fitos rs2, rd
280 def FITOD : F3_14<2, 0b110100, 0b011001000, "fitod">;   // fitod rs2, rd
281 def FITOQ : F3_14<2, 0b110100, 0b011001100, "fitoq">;   // fitoq rs2, rd
282
283 // Section A.17: Floating-Point Move - p164
284 def FMOVS : F3_14<2, 0b110100, 0b000000001, "fmovs">;   // fmovs r, r
285 def FMOVD : F3_14<2, 0b110100, 0b000000010, "fmovs">;   // fmovd r, r
286 //def FMOVQ : F3_14<2, 0b110100, 0b000000011, "fmovs">;   // fmovq r, r
287 def FNEGS : F3_14<2, 0b110100, 0b000000101, "fnegs">;   // fnegs r, r
288 def FNEGD : F3_14<2, 0b110100, 0b000000110, "fnegs">;   // fnegs r, r
289 //def FNEGQ : F3_14<2, 0b110100, 0b000000111, "fnegs">;   // fnegs r, r
290 def FABSS : F3_14<2, 0b110100, 0b000001001, "fabss">;   // fabss r, r
291 def FABSD : F3_14<2, 0b110100, 0b000001010, "fabss">;   // fabss r, r
292 //def FABSQ : F3_14<2, 0b110100, 0b000001011, "fabss">;   // fabss r, r
293
294 // Section A.18: Floating-Point Multiply and Divide - p165
295 def FMULS  : F3_16<2, 0b110100, 0b001001001, "fmuls">;   // fmuls r, r, r
296 def FMULD  : F3_16<2, 0b110100, 0b001001010, "fmuld">;   // fmuld r, r, r
297 def FMULQ  : F3_16<2, 0b110100, 0b001001011, "fmulq">;   // fmulq r, r, r
298 def FSMULD : F3_16<2, 0b110100, 0b001101001, "fsmuld">;  // fsmuls r, r, r
299 def FDMULQ : F3_16<2, 0b110100, 0b001101110, "fdmulq">;  // fdmuls r, r, r
300 def FDIVS  : F3_16<2, 0b110100, 0b001001101, "fdivs">;   // fdivs r, r, r
301 def FDIVD  : F3_16<2, 0b110100, 0b001001110, "fdivs">;   // fdivd r, r, r
302 def FDIVQ  : F3_16<2, 0b110100, 0b001001111, "fdivs">;   // fdivq r, r, r
303
304 // Section A.19: Floating-Point Square Root - p166
305 def FSQRTS : F3_14<2, 0b110100, 0b000101001, "fsqrts">;  // fsqrts r, r
306 def FSQRTD : F3_14<2, 0b110100, 0b000101010, "fsqrts">;  // fsqrts r, r
307 def FSQRTQ : F3_14<2, 0b110100, 0b000101011, "fsqrts">;  // fsqrts r, r
308
309 // A.20: Flush Instruction Memory - p167
310 // Not currently used
311
312 // A.21: Flush Register Windows - p169
313 // Not currently used
314
315 // A.22: Illegal instruction Trap - p170
316 // Not currently used
317
318 // A.23: Implementation-Dependent Instructions - p171
319 // Not currently used
320
321 // Section A.24: Jump and Link - p172
322 // Mimicking the SparcV9's instr def...
323 def JMPLCALLr : F3_1<2, 0b111000, "jmpl">;              // jmpl [rs1+rs2], rd
324 def JMPLCALLi : F3_2<2, 0b111000, "jmpl">;              // jmpl [rs1+imm], rd
325 def JMPLRETr  : F3_1<2, 0b111000, "jmpl">;              // jmpl [rs1+rs2], rd
326 def JMPLRETi  : F3_2<2, 0b111000, "jmpl">;              // jmpl [rs1+imm], rd
327
328 // Section A.25: Load Floating-Point - p173
329 def LDFr  : F3_1<3, 0b100000, "ld">;             // ld [rs1+rs2], rd
330 def LDFi  : F3_2<3, 0b100000, "ld">;             // ld [rs1+imm], rd
331 def LDDFr : F3_1<3, 0b100011, "ldd">;            // ldd [rs1+rs2], rd
332 def LDDFi : F3_2<3, 0b100011, "ldd">;            // ldd [rs1+imm], rd
333 def LDQFr : F3_1<3, 0b100010, "ldq">;            // ldq [rs1+rs2], rd
334 def LDQFi : F3_2<3, 0b100010, "ldq">;            // ldq [rs1+imm], rd
335 let isDeprecated = 1 in {
336   let rd = 0 in {
337     def LDFSRr : F3_1<3, 0b100001, "ld">;        // ld [rs1+rs2], rd
338     def LDFSRi : F3_2<3, 0b100001, "ld">;        // ld [rs1+imm], rd
339   }
340 }
341 let rd = 1 in {
342   def LDXFSRr : F3_1<3, 0b100001, "ldx">;         // ldx [rs1+rs2], rd
343   def LDXFSRi : F3_2<3, 0b100001, "ldx">;         // ldx [rs1+imm], rd
344 }
345
346 // Section A.27: Load Integer - p178
347 def LDSBr : F3_1<3, 0b001001, "ldsb">;           // ldsb [rs1+rs2], rd
348 def LDSBi : F3_2<3, 0b001001, "ldsb">;           // ldsb [rs1+imm], rd
349 def LDSHr : F3_1<3, 0b001010, "ldsh">;           // ldsh [rs1+rs2], rd
350 def LDSHi : F3_2<3, 0b001010, "ldsh">;           // ldsh [rs1+imm], rd
351 def LDSWr : F3_1<3, 0b001000, "ldsw">;           // ldsh [rs1+rs2], rd
352 def LDSWi : F3_2<3, 0b001000, "ldsw">;           // ldsh [rs1+imm], rd
353 def LDUBr : F3_1<3, 0b000001, "ldub">;           // ldub [rs1+rs2], rd
354 def LDUBi : F3_2<3, 0b000001, "ldub">;           // ldub [rs1+imm], rd
355 def LDUHr : F3_1<3, 0b000010, "lduh">;           // lduh [rs1+rs2], rd
356 def LDUHi : F3_2<3, 0b000010, "lduh">;           // lduh [rs1+imm], rd
357 // synonym: LD
358 def LDUWr : F3_1<3, 0b000000, "lduw">;           // lduw [rs1+rs2], rd
359 def LDUWi : F3_2<3, 0b000000, "lduw">;           // lduw [rs1+imm], rd
360 def LDXr  : F3_1<3, 0b001011, "ldx">;            // ldx  [rs1+rs2], rd
361 def LDXi  : F3_2<3, 0b001011, "ldx">;            // ldx  [rs1+imm], rd
362 /*
363 let isDeprecated = 1 in {
364   def LDDr : F3_1<3, 0b000011, "ldd">;            // ldd [rs1+rs2], rd
365   def LDDi : F3_2<3, 0b000011, "ldd">;            // ldd [rs1+imm], rd
366 }
367 */
368
369 // Section A.31: Logical operations
370 def ANDr    : F3_1<2, 0b000001, "and">;          // and    rs1, rs2, rd
371 def ANDi    : F3_2<2, 0b000001, "and">;          // and    rs1, imm, rd
372 def ANDccr  : F3_1<2, 0b010001, "andcc">;        // andcc  rs1, rs2, rd
373 def ANDcci  : F3_2<2, 0b010001, "andcc">;        // andcc  rs1, imm, rd
374 def ANDNr   : F3_1<2, 0b000101, "andn">;         // andn   rs1, rs2, rd
375 def ANDNi   : F3_2<2, 0b000101, "andn">;         // andn   rs1, imm, rd
376 def ANDNccr : F3_1<2, 0b010101, "andncc">;       // andncc rs1, rs2, rd
377 def ANDNcci : F3_2<2, 0b010101, "andncc">;       // andncc rs1, imm, rd
378
379 def ORr    : F3_1<2, 0b000010, "or">;            // or     rs1, rs2, rd
380 def ORi    : F3_2<2, 0b000010, "or">;            // or     rs1, imm, rd
381 def ORccr  : F3_1<2, 0b010010, "orcc">;          // orcc   rs1, rs2, rd
382 def ORcci  : F3_2<2, 0b010010, "orcc">;          // orcc   rs1, imm, rd
383 def ORNr   : F3_1<2, 0b000110, "orn">;           // orn    rs1, rs2, rd
384 def ORNi   : F3_2<2, 0b000110, "orn">;           // orn    rs1, imm, rd
385 def ORNccr : F3_1<2, 0b010110, "orncc">;         // orncc  rs1, rs2, rd
386 def ORNcci : F3_2<2, 0b010110, "orncc">;         // orncc  rs1, imm, rd
387
388 def XORr    : F3_1<2, 0b000011, "xor">;          // xor    rs1, rs2, rd
389 def XORi    : F3_2<2, 0b000011, "xor">;          // xor    rs1, imm, rd
390 def XORccr  : F3_1<2, 0b010011, "xorcc">;        // xorcc  rs1, rs2, rd
391 def XORcci  : F3_2<2, 0b010011, "xorcc">;        // xorcc  rs1, imm, rd
392 def XNORr   : F3_1<2, 0b000111, "xnor">;         // xnor   rs1, rs2, rd
393 def XNORi   : F3_2<2, 0b000111, "xnor">;         // xnor   rs1, imm, rd
394 def XNORccr : F3_1<2, 0b010111, "xnorcc">;       // xnorcc rs1, rs2, rd
395 def XNORcci : F3_2<2, 0b010111, "xnorcc">;       // xnorcc rs1, imm, rd
396
397 // Section A.32: Memory Barrier - p186
398 // Not currently used in the SparcV9 backend
399
400 // Section A.33: Move Floating-Point Register on Condition (FMOVcc)
401 // ======================= Single Floating Point ======================
402 // For integer condition codes
403 def FMOVSA   : F4_7<2, 0b110101, 0b1000, 0b000001, "fmovsa">;   // fmovsa   cc, r, r
404 def FMOVSN   : F4_7<2, 0b110101, 0b0000, 0b000001, "fmovsn">;   // fmovsn   cc, r, r
405 def FMOVSNE  : F4_7<2, 0b110101, 0b1001, 0b000001, "fmovsne">;  // fmovsne  cc, r, r
406 def FMOVSE   : F4_7<2, 0b110101, 0b0000, 0b000001, "fmovse">;   // fmovse   cc, r, r
407 def FMOVSG   : F4_7<2, 0b110101, 0b1010, 0b000001, "fmovsg">;   // fmovsg   cc, r, r
408 def FMOVSLE  : F4_7<2, 0b110101, 0b0000, 0b000001, "fmovsle">;  // fmovsle  cc, r, r
409 def FMOVSGE  : F4_7<2, 0b110101, 0b1011, 0b000001, "fmovsge">;  // fmovsge  cc, r, r
410 def FMOVSL   : F4_7<2, 0b110101, 0b0011, 0b000001, "fmovsl">;   // fmovsl   cc, r, r
411 def FMOVSGU  : F4_7<2, 0b110101, 0b1100, 0b000001, "fmovsgu">;  // fmovsgu  cc, r, r
412 def FMOVSLEU : F4_7<2, 0b110101, 0b0100, 0b000001, "fmovsleu">; // fmovsleu cc, r, r
413 def FMOVSCC  : F4_7<2, 0b110101, 0b1101, 0b000001, "fmovscc">;  // fmovscc  cc, r, r
414 def FMOVSCS  : F4_7<2, 0b110101, 0b0101, 0b000001, "fmovscs">;  // fmovscs  cc, r, r
415 def FMOVSPOS : F4_7<2, 0b110101, 0b1110, 0b000001, "fmovspos">; // fmovspos cc, r, r
416 def FMOVSNEG : F4_7<2, 0b110101, 0b0110, 0b000001, "fmovsneg">; // fmovsneg cc, r, r
417 def FMOVSVC  : F4_7<2, 0b110101, 0b1111, 0b000001, "fmovsvc">;  // fmovsvc  cc, r, r
418 def FMOVSVS  : F4_7<2, 0b110101, 0b0111, 0b000001, "fmovsvs">;  // fmovsvs  cc, r, r
419
420 // For floating-point condition codes
421 def FMOVSFA   : F4_7<2, 0b110101, 0b0100, 0b000001, "fmovsfa">;  // fmovsfa   cc,r,r
422 def FMOVSFN   : F4_7<2, 0b110101, 0b0000, 0b000001, "fmovsfn">;  // fmovsfa   cc,r,r
423 def FMOVSFU   : F4_7<2, 0b110101, 0b0111, 0b000001, "fmovsfu">;  // fmovsfu   cc,r,r
424 def FMOVSFG   : F4_7<2, 0b110101, 0b0110, 0b000001, "fmovsfg">;  // fmovsfg   cc,r,r
425 def FMOVSFUG  : F4_7<2, 0b110101, 0b0101, 0b000001, "fmovsfug">; // fmovsfug  cc,r,r
426 def FMOVSFL   : F4_7<2, 0b110101, 0b0100, 0b000001, "fmovsfl">;  // fmovsfl   cc,r,r
427 def FMOVSFUL  : F4_7<2, 0b110101, 0b0011, 0b000001, "fmovsful">; // fmovsful  cc,r,r
428 def FMOVSFLG  : F4_7<2, 0b110101, 0b0010, 0b000001, "fmovsflg">; // fmovsflg  cc,r,r
429 def FMOVSFNE  : F4_7<2, 0b110101, 0b0001, 0b000001, "fmovsfne">; // fmovsfne  cc,r,r
430 def FMOVSFE   : F4_7<2, 0b110101, 0b1001, 0b000001, "fmovsfe">;  // fmovsfe   cc,r,r
431 def FMOVSFUE  : F4_7<2, 0b110101, 0b1010, 0b000001, "fmovsfue">; // fmovsfue  cc,r,r
432 def FMOVSFGE  : F4_7<2, 0b110101, 0b1011, 0b000001, "fmovsge">;  // fmovsge   cc,r,r
433 def FMOVSFUGE : F4_7<2, 0b110101, 0b1100, 0b000001, "fmovsfuge">;// fmovsfuge cc,r,r
434 def FMOVSFLE  : F4_7<2, 0b110101, 0b1101, 0b000001, "fmovsfle">; // fmovsfle  cc,r,r
435 def FMOVSFULE : F4_7<2, 0b110101, 0b1110, 0b000001, "fmovsfule">;// fmovsfule cc,r,r
436 def FMOVSFO   : F4_7<2, 0b110101, 0b1111, 0b000001, "fmovsfo">;  // fmovsfo   cc,r,r
437
438 // ======================= Double Floating Point ======================
439 // For integer condition codes
440 def FMOVDA   : F4_7<2, 0b110101, 0b1000, 0b000010, "fmovda">;   // fmovda   cc, r, r
441 def FMOVDN   : F4_7<2, 0b110101, 0b0000, 0b000010, "fmovdn">;   // fmovdn   cc, r, r
442 def FMOVDNE  : F4_7<2, 0b110101, 0b1001, 0b000010, "fmovdne">;  // fmovdne  cc, r, r
443 def FMOVDE   : F4_7<2, 0b110101, 0b0000, 0b000010, "fmovde">;   // fmovde   cc, r, r
444 def FMOVDG   : F4_7<2, 0b110101, 0b1010, 0b000010, "fmovdg">;   // fmovdg   cc, r, r
445 def FMOVDLE  : F4_7<2, 0b110101, 0b0000, 0b000010, "fmovdle">;  // fmovdle  cc, r, r
446 def FMOVDGE  : F4_7<2, 0b110101, 0b1011, 0b000010, "fmovdge">;  // fmovdge  cc, r, r
447 def FMOVDL   : F4_7<2, 0b110101, 0b0011, 0b000010, "fmovdl">;   // fmovdl   cc, r, r
448 def FMOVDGU  : F4_7<2, 0b110101, 0b1100, 0b000010, "fmovdgu">;  // fmovdgu  cc, r, r
449 def FMOVDLEU : F4_7<2, 0b110101, 0b0100, 0b000010, "fmovdleu">; // fmovdleu cc, r, r
450 def FMOVDCC  : F4_7<2, 0b110101, 0b1101, 0b000010, "fmovdcc">;  // fmovdcc  cc, r, r
451 def FMOVDCS  : F4_7<2, 0b110101, 0b0101, 0b000010, "fmovdcs">;  // fmovdcs  cc, r, r
452 def FMOVDPOS : F4_7<2, 0b110101, 0b1110, 0b000010, "fmovdpos">; // fmovdpos cc, r, r
453 def FMOVDNEG : F4_7<2, 0b110101, 0b0110, 0b000010, "fmovdneg">; // fmovdneg cc, r, r
454 def FMOVDVC  : F4_7<2, 0b110101, 0b1111, 0b000010, "fmovdvc">;  // fmovdvc  cc, r, r
455 def FMOVDVS  : F4_7<2, 0b110101, 0b0111, 0b000010, "fmovdvs">;  // fmovdvs  cc, r, r
456
457 // For floating-point condition codes
458 def FMOVDFA   : F4_7<2, 0b110101, 0b0100, 0b000010, "fmovdfa">;  // fmovdfa   cc,r,r
459 def FMOVDFN   : F4_7<2, 0b110101, 0b0000, 0b000010, "fmovdfn">;  // fmovdfa   cc,r,r
460 def FMOVDFU   : F4_7<2, 0b110101, 0b0111, 0b000010, "fmovdfu">;  // fmovdfu   cc,r,r
461 def FMOVDFG   : F4_7<2, 0b110101, 0b0110, 0b000010, "fmovdfg">;  // fmovdfg   cc,r,r
462 def FMOVDFUG  : F4_7<2, 0b110101, 0b0101, 0b000010, "fmovdfug">; // fmovdfug  cc,r,r
463 def FMOVDFL   : F4_7<2, 0b110101, 0b0100, 0b000010, "fmovdfl">;  // fmovdfl   cc,r,r
464 def FMOVDFUL  : F4_7<2, 0b110101, 0b0011, 0b000010, "fmovdful">; // fmovdful  cc,r,r
465 def FMOVDFLG  : F4_7<2, 0b110101, 0b0010, 0b000010, "fmovdflg">; // fmovdflg  cc,r,r
466 def FMOVDFNE  : F4_7<2, 0b110101, 0b0001, 0b000010, "fmovdfne">; // fmovdfne  cc,r,r
467 def FMOVDFE   : F4_7<2, 0b110101, 0b1001, 0b000010, "fmovdfe">;  // fmovdfe   cc,r,r
468 def FMOVDFUE  : F4_7<2, 0b110101, 0b1010, 0b000010, "fmovdfue">; // fmovdfue  cc,r,r
469 def FMOVDFGE  : F4_7<2, 0b110101, 0b1011, 0b000010, "fmovdge">;  // fmovdge   cc,r,r
470 def FMOVDFUGE : F4_7<2, 0b110101, 0b1100, 0b000010, "fmovdfuge">;// fmovdfuge cc,r,r
471 def FMOVDFLE  : F4_7<2, 0b110101, 0b1101, 0b000010, "fmovdfle">; // fmovdfle  cc,r,r
472 def FMOVDFULE : F4_7<2, 0b110101, 0b1110, 0b000010, "fmovdfule">;// fmovdfule cc,r,r
473 def FMOVDFO   : F4_7<2, 0b110101, 0b1111, 0b000010, "fmovdfo">;  // fmovdfo   cc,r,r
474
475 // ======================= Quad Floating Point ======================
476 // For integer condition codes
477 def FMOVQA   : F4_7<2, 0b110101, 0b1000, 0b000011, "fmovqa">;   // fmovqa   cc, r, r
478 def FMOVQN   : F4_7<2, 0b110101, 0b0000, 0b000011, "fmovqn">;   // fmovqn   cc, r, r
479 def FMOVQNE  : F4_7<2, 0b110101, 0b1001, 0b000011, "fmovqne">;  // fmovqne  cc, r, r
480 def FMOVQE   : F4_7<2, 0b110101, 0b0000, 0b000011, "fmovqe">;   // fmovqe   cc, r, r
481 def FMOVQG   : F4_7<2, 0b110101, 0b1010, 0b000011, "fmovqg">;   // fmovqg   cc, r, r
482 def FMOVQLE  : F4_7<2, 0b110101, 0b0000, 0b000011, "fmovqle">;  // fmovqle  cc, r, r
483 def FMOVQGE  : F4_7<2, 0b110101, 0b1011, 0b000011, "fmovqge">;  // fmovqge  cc, r, r
484 def FMOVQL   : F4_7<2, 0b110101, 0b0011, 0b000011, "fmovql">;   // fmovql   cc, r, r
485 def FMOVQGU  : F4_7<2, 0b110101, 0b1100, 0b000011, "fmovqgu">;  // fmovqgu  cc, r, r
486 def FMOVQLEU : F4_7<2, 0b110101, 0b0100, 0b000011, "fmovqleu">; // fmovqleu cc, r, r
487 def FMOVQCC  : F4_7<2, 0b110101, 0b1101, 0b000011, "fmovqcc">;  // fmovqcc  cc, r, r
488 def FMOVQCS  : F4_7<2, 0b110101, 0b0101, 0b000011, "fmovqcs">;  // fmovqcs  cc, r, r
489 def FMOVQPOS : F4_7<2, 0b110101, 0b1110, 0b000011, "fmovqpos">; // fmovqpos cc, r, r
490 def FMOVQNEG : F4_7<2, 0b110101, 0b0110, 0b000011, "fmovqneg">; // fmovqneg cc, r, r
491 def FMOVQVC  : F4_7<2, 0b110101, 0b1111, 0b000011, "fmovqvc">;  // fmovqvc  cc, r, r
492 def FMOVQVS  : F4_7<2, 0b110101, 0b0111, 0b000011, "fmovqvs">;  // fmovqvs  cc, r, r
493
494 // For floating-point condition codes
495 def FMOVQFA   : F4_7<2, 0b110101, 0b0100, 0b000011, "fmovqfa">;  // fmovqfa   cc,r,r
496 def FMOVQFN   : F4_7<2, 0b110101, 0b0000, 0b000011, "fmovqfn">;  // fmovqfa   cc,r,r
497 def FMOVQFU   : F4_7<2, 0b110101, 0b0111, 0b000011, "fmovqfu">;  // fmovqfu   cc,r,r
498 def FMOVQFG   : F4_7<2, 0b110101, 0b0110, 0b000011, "fmovqfg">;  // fmovqfg   cc,r,r
499 def FMOVQFUG  : F4_7<2, 0b110101, 0b0101, 0b000011, "fmovqfug">; // fmovqfug  cc,r,r
500 def FMOVQFL   : F4_7<2, 0b110101, 0b0100, 0b000011, "fmovqfl">;  // fmovqfl   cc,r,r
501 def FMOVQFUL  : F4_7<2, 0b110101, 0b0011, 0b000011, "fmovqful">; // fmovqful  cc,r,r
502 def FMOVQFLG  : F4_7<2, 0b110101, 0b0010, 0b000011, "fmovqflg">; // fmovqflg  cc,r,r
503 def FMOVQFNE  : F4_7<2, 0b110101, 0b0001, 0b000011, "fmovqfne">; // fmovqfne  cc,r,r
504 def FMOVQFE   : F4_7<2, 0b110101, 0b1001, 0b000011, "fmovqfe">;  // fmovqfe   cc,r,r
505 def FMOVQFUE  : F4_7<2, 0b110101, 0b1010, 0b000011, "fmovqfue">; // fmovqfue  cc,r,r
506 def FMOVQFGE  : F4_7<2, 0b110101, 0b1011, 0b000011, "fmovqge">;  // fmovqge   cc,r,r
507 def FMOVQFUGE : F4_7<2, 0b110101, 0b1100, 0b000011, "fmovqfuge">;// fmovqfuge cc,r,r
508 def FMOVQFLE  : F4_7<2, 0b110101, 0b1101, 0b000011, "fmovqfle">; // fmovqfle  cc,r,r
509 def FMOVQFULE : F4_7<2, 0b110101, 0b1110, 0b000011, "fmovqfule">;// fmovqfule cc,r,r
510 def FMOVQFO   : F4_7<2, 0b110101, 0b1111, 0b000011, "fmovqfo">;  // fmovqfo   cc,r,r
511
512 // Section A.34: Move FP Register on Integer Register condition (FMOVr) - p192
513 def FMOVRSZ   : F4_6<2, 0b110101, 0b001, 0b00101, "fmovrsz">;  //fmovsrz r,r,rd
514 def FMOVRSLEZ : F4_6<2, 0b110101, 0b010, 0b00101, "fmovrslez">;//fmovsrz r,r,rd
515 def FMOVRSLZ  : F4_6<2, 0b110101, 0b011, 0b00101, "fmovrslz">; //fmovsrz r,r,rd
516 def FMOVRSNZ  : F4_6<2, 0b110101, 0b101, 0b00101, "fmovrsne">; //fmovsrz r,r,rd
517 def FMOVRSGZ  : F4_6<2, 0b110101, 0b110, 0b00101, "fmovrsgz">; //fmovsrz r,r,rd
518 def FMOVRSGEZ : F4_6<2, 0b110101, 0b111, 0b00101, "fmovrsgez">;//fmovsrz r,r,rd
519
520 def FMOVRDZ   : F4_6<2, 0b110101, 0b001, 0b00110, "fmovrdz">;  //fmovsrz r,r,rd
521 def FMOVRDLEZ : F4_6<2, 0b110101, 0b010, 0b00110, "fmovrdlez">;//fmovsrz r,r,rd
522 def FMOVRDLZ  : F4_6<2, 0b110101, 0b011, 0b00110, "fmovrdlz">; //fmovsrz r,r,rd
523 def FMOVRDNZ  : F4_6<2, 0b110101, 0b101, 0b00110, "fmovrdne">; //fmovsrz r,r,rd
524 def FMOVRDGZ  : F4_6<2, 0b110101, 0b110, 0b00110, "fmovrdgz">; //fmovsrz r,r,rd
525 def FMOVRDGEZ : F4_6<2, 0b110101, 0b111, 0b00110, "fmovrdgez">;//fmovsrz r,r,rd
526
527 def FMOVRQZ   : F4_6<2, 0b110101, 0b001, 0b00111, "fmovrqz">;  //fmovsrz r,r,rd
528 def FMOVRQLEZ : F4_6<2, 0b110101, 0b010, 0b00111, "fmovrqlez">;//fmovsrz r,r,rd
529 def FMOVRQLZ  : F4_6<2, 0b110101, 0b011, 0b00111, "fmovrqlz">; //fmovsrz r,r,rd
530 def FMOVRQNZ  : F4_6<2, 0b110101, 0b101, 0b00111, "fmovrqne">; //fmovsrz r,r,rd
531 def FMOVRQGZ  : F4_6<2, 0b110101, 0b110, 0b00111, "fmovrqgz">; //fmovsrz r,r,rd
532 def FMOVRQGEZ : F4_6<2, 0b110101, 0b111, 0b00111, "fmovrqgez">;//fmovsrz r,r,rd
533
534
535 // Section A.35: Move Integer Register on Condition (MOVcc) - p194
536 // For integer condition codes
537 def MOVAr    : F4_3<2, 0b101100, 0b1000, "mova">;      // mova   i/xcc, rs2, rd
538 def MOVAi    : F4_4<2, 0b101100, 0b1000, "mova">;      // mova   i/xcc, imm, rd
539 def MOVNr    : F4_3<2, 0b101100, 0b0000, "movn">;      // movn   i/xcc, rs2, rd
540 def MOVNi    : F4_4<2, 0b101100, 0b0000, "movn">;      // movn   i/xcc, imm, rd
541 def MOVNEr   : F4_3<2, 0b101100, 0b1001, "movne">;     // movne  i/xcc, rs2, rd
542 def MOVNEi   : F4_4<2, 0b101100, 0b1001, "movne">;     // movne  i/xcc, imm, rd
543 def MOVEr    : F4_3<2, 0b101100, 0b0001, "move">;      // move   i/xcc, rs2, rd
544 def MOVEi    : F4_4<2, 0b101100, 0b0001, "move">;      // move   i/xcc, imm, rd
545 def MOVGr    : F4_3<2, 0b101100, 0b1010, "movg">;      // movg   i/xcc, rs2, rd
546 def MOVGi    : F4_4<2, 0b101100, 0b1010, "movg">;      // movg   i/xcc, imm, rd
547 def MOVLEr   : F4_3<2, 0b101100, 0b0010, "movle">;     // movle  i/xcc, rs2, rd
548 def MOVLEi   : F4_4<2, 0b101100, 0b0010, "movle">;     // movle  i/xcc, imm, rd
549 def MOVGEr   : F4_3<2, 0b101100, 0b1011, "movge">;     // movge  i/xcc, rs2, rd
550 def MOVGEi   : F4_4<2, 0b101100, 0b1011, "movge">;     // movge  i/xcc, imm, rd
551 def MOVLr    : F4_3<2, 0b101100, 0b0011, "movl">;      // movl   i/xcc, rs2, rd
552 def MOVLi    : F4_4<2, 0b101100, 0b0011, "movl">;      // movl   i/xcc, imm, rd
553 def MOVGUr   : F4_3<2, 0b101100, 0b1100, "movgu">;     // movgu  i/xcc, rs2, rd
554 def MOVGUi   : F4_4<2, 0b101100, 0b1100, "movgu">;     // movgu  i/xcc, imm, rd
555 def MOVLEUr  : F4_3<2, 0b101100, 0b0100, "movleu">;    // movleu i/xcc, rs2, rd
556 def MOVLEUi  : F4_4<2, 0b101100, 0b0100, "movleu">;    // movleu i/xcc, imm, rd
557 def MOVCCr   : F4_3<2, 0b101100, 0b1101, "movcc">;     // movcc  i/xcc, rs2, rd
558 def MOVCCi   : F4_4<2, 0b101100, 0b1101, "movcc">;     // movcc  i/xcc, imm, rd
559 def MOVCSr   : F4_3<2, 0b101100, 0b0101, "movcs">;     // movcs  i/xcc, rs2, rd
560 def MOVCSi   : F4_4<2, 0b101100, 0b0101, "movcs">;     // movcs  i/xcc, imm, rd
561 def MOVPOSr  : F4_3<2, 0b101100, 0b1110, "movpos">;    // movpos i/xcc, rs2, rd
562 def MOVPOSi  : F4_4<2, 0b101100, 0b1110, "movpos">;    // movpos i/xcc, imm, rd
563 def MOVNEGr  : F4_3<2, 0b101100, 0b0110, "movneg">;    // movneg i/xcc, rs2, rd
564 def MOVNEGi  : F4_4<2, 0b101100, 0b0110, "movneg">;    // movneg i/xcc, imm, rd
565 def MOVVCr   : F4_3<2, 0b101100, 0b1111, "movvc">;     // movvc  i/xcc, rs2, rd
566 def MOVVCi   : F4_4<2, 0b101100, 0b1111, "movvc">;     // movvc  i/xcc, imm, rd
567 def MOVVSr   : F4_3<2, 0b101100, 0b0111, "movvs">;     // movvs  i/xcc, rs2, rd
568 def MOVVSi   : F4_4<2, 0b101100, 0b0111, "movvs">;     // movvs  i/xcc, imm, rd
569
570 // For floating-point condition codes
571 def MOVFAr   : F4_3<2, 0b101100, 0b1000, "movfa">;     // movfa   i/xcc, rs2, rd
572 def MOVFAi   : F4_4<2, 0b101100, 0b1000, "movfa">;     // movfa   i/xcc, imm, rd
573 def MOVFNr   : F4_3<2, 0b101100, 0b0000, "movfn">;     // movfn   i/xcc, rs2, rd
574 def MOVFNi   : F4_4<2, 0b101100, 0b0000, "movfn">;     // movfn   i/xcc, imm, rd
575 def MOVFUr   : F4_3<2, 0b101100, 0b0111, "movfu">;     // movfu   i/xcc, rs2, rd
576 def MOVFUi   : F4_4<2, 0b101100, 0b0111, "movfu">;     // movfu   i/xcc, imm, rd
577 def MOVFGr   : F4_3<2, 0b101100, 0b0110, "movfg">;     // movfg   i/xcc, rs2, rd
578 def MOVFGi   : F4_4<2, 0b101100, 0b0110, "movfg">;     // movfg   i/xcc, imm, rd
579 def MOVFUGr  : F4_3<2, 0b101100, 0b0101, "movfug">;    // movfug  i/xcc, rs2, rd
580 def MOVFUGi  : F4_4<2, 0b101100, 0b0101, "movfug">;    // movfug  i/xcc, imm, rd
581 def MOVFLr   : F4_3<2, 0b101100, 0b0100, "movfl">;     // movfl   i/xcc, rs2, rd
582 def MOVFLi   : F4_4<2, 0b101100, 0b0100, "movfl">;     // movfl   i/xcc, imm, rd
583 def MOVFULr  : F4_3<2, 0b101100, 0b0011, "movful">;    // movful  i/xcc, rs2, rd
584 def MOVFULi  : F4_4<2, 0b101100, 0b0011, "movful">;    // movful  i/xcc, imm, rd
585 def MOVFLGr  : F4_3<2, 0b101100, 0b0010, "movflg">;    // movflg  i/xcc, rs2, rd
586 def MOVFLGi  : F4_4<2, 0b101100, 0b0010, "movflg">;    // movflg  i/xcc, imm, rd
587 def MOVFNEr  : F4_3<2, 0b101100, 0b0001, "movfne">;    // movfne  i/xcc, rs2, rd
588 def MOVFNEi  : F4_4<2, 0b101100, 0b0001, "movfne">;    // movfne  i/xcc, imm, rd
589 def MOVFEr   : F4_3<2, 0b101100, 0b1001, "movfe">;     // movfe   i/xcc, rs2, rd
590 def MOVFEi   : F4_4<2, 0b101100, 0b1001, "movfe">;     // movfe   i/xcc, imm, rd
591 def MOVFUEr  : F4_3<2, 0b101100, 0b1010, "movfue">;    // movfue  i/xcc, rs2, rd
592 def MOVFUEi  : F4_4<2, 0b101100, 0b1010, "movfue">;    // movfue  i/xcc, imm, rd
593 def MOVFGEr  : F4_3<2, 0b101100, 0b1011, "movfge">;    // movfge  i/xcc, rs2, rd
594 def MOVFGEi  : F4_4<2, 0b101100, 0b1011, "movfge">;    // movfge  i/xcc, imm, rd
595 def MOVFUGEr : F4_3<2, 0b101100, 0b1100, "movfuge">;   // movfuge i/xcc, rs2, rd
596 def MOVFUGEi : F4_4<2, 0b101100, 0b1100, "movfuge">;   // movfuge i/xcc, imm, rd
597 def MOVFLEr  : F4_3<2, 0b101100, 0b1101, "movfle">;    // movfle  i/xcc, rs2, rd
598 def MOVFLEi  : F4_4<2, 0b101100, 0b1101, "movfle">;    // movfle  i/xcc, imm, rd
599 def MOVFULEr : F4_3<2, 0b101100, 0b1110, "movfule">;   // movfule i/xcc, rs2, rd
600 def MOVFULEi : F4_4<2, 0b101100, 0b1110, "movfule">;   // movfule i/xcc, imm, rd
601 def MOVFOr   : F4_3<2, 0b101100, 0b1111, "movfo">;     // movfo   i/xcc, rs2, rd
602 def MOVFOi   : F4_4<2, 0b101100, 0b1111, "movfo">;     // movfo   i/xcc, imm, rd
603
604 // Section A.36: Move Integer Register on Register Condition (MOVR) - p198
605 def MOVRZr   : F3_5<2, 0b101111, 0b001, "movrz">;      // movrz   rs1, rs2, rd
606 def MOVRZi   : F3_6<2, 0b101111, 0b001, "movrz">;      // movrz   rs1, imm, rd
607 def MOVRLEZr : F3_5<2, 0b101111, 0b010, "movrlez">;    // movrlez rs1, rs2, rd
608 def MOVRLEZi : F3_6<2, 0b101111, 0b010, "movrlez">;    // movrlez rs1, imm, rd
609 def MOVRLZr  : F3_5<2, 0b101111, 0b011, "movrlz">;     // movrlz  rs1, rs2, rd
610 def MOVRLZi  : F3_6<2, 0b101111, 0b011, "movrlz">;     // movrlz  rs1, imm, rd
611 def MOVRNZr  : F3_5<2, 0b101111, 0b101, "movrnz">;     // movrnz  rs1, rs2, rd
612 def MOVRNZi  : F3_6<2, 0b101111, 0b101, "movrnz">;     // movrnz  rs1, imm, rd
613 def MOVRGZr  : F3_5<2, 0b101111, 0b110, "movrgz">;     // movrgz  rs1, rs2, rd
614 def MOVRGZi  : F3_6<2, 0b101111, 0b110, "movrgz">;     // movrgz  rs1, imm, rd
615 def MOVRGEZr : F3_5<2, 0b101111, 0b111, "movrgez">;    // movrgez rs1, rs2, rd
616 def MOVRGEZi : F3_6<2, 0b101111, 0b111, "movrgez">;    // movrgez rs1, imm, rd
617
618 // Section A.37: Multiply and Divide (64-bit) - p199
619 def MULXr  : F3_1<2, 0b001001, "mulx">;        // mulx   r, r, r
620 def MULXi  : F3_2<2, 0b001001, "mulx">;        // mulx   r, i, r
621 def SDIVXr : F3_1<2, 0b101101, "sdivx">;       // sdivx  r, r, r
622 def SDIVXi : F3_2<2, 0b101101, "sdivx">;       // sdivx  r, i, r
623 def UDIVXr : F3_1<2, 0b001101, "udivx">;       // udivx  r, r, r
624 def UDIVXi : F3_2<2, 0b001101, "udivx">;       // udivx  r, i, r
625
626 // Section A.38: Multiply (32-bit) - p200
627 // Not used in the SparcV9 backend
628 /*
629 let Inst{13} = 0 in {
630   def UMULr   : F3_1<2, 0b001010, "umul">;        // umul   r, r, r
631   def SMULr   : F3_1<2, 0b001011, "smul">;        // smul   r, r, r
632   def UMULCCr : F3_1<2, 0b011010, "umulcc">;      // mulcc  r, r, r
633   def SMULCCr : F3_1<2, 0b011011, "smulcc">;      // smulcc r, r, r
634 }
635 let Inst{13} = 1 in {
636   def UMULi   : F3_1<2, 0b001010, "umul">;        // umul   r, i, r
637   def SMULi   : F3_1<2, 0b001011, "smul">;        // smul   r, i, r
638   def UMULCCi : F3_1<2, 0b011010, "umulcc">;      // umulcc r, i, r
639   def SMULCCi : F3_1<2, 0b011011, "smulcc">;      // smulcc r, i, r
640 }
641 */
642
643 // Section A.39: Multiply Step - p202
644 // Not currently used in the SparcV9 backend
645
646 // Section A.40: No operation - p204
647 // NOP is really a pseudo-instruction (special case of SETHI)
648 let op2 = 0b100 in {
649   let rd = 0 in {
650     let imm = 0 in {
651       def NOP : F2_1<"nop">;                     // nop
652     }
653   }
654 }
655
656 // Section A.41: Population Count - p205
657 // Not currently used in the SparcV9 backend
658
659 // Section A.42: Prefetch Data - p206
660 // Not currently used in the SparcV9 backend
661
662 // Section A.43: Read Privileged Register - p211
663 // Not currently used in the SparcV9 backend
664
665 // Section A.44: Read State Register
666 // The only instr from this section currently used is RDCCR
667 let rs1 = 2 in {
668   def RDCCR : F3_17<2, 0b101000, "rd">;             // rd %ccr, r
669 }
670
671 // Section A.46: SAVE and RESTORE - p217
672 def SAVEr    : F3_1<2, 0b111100, "save">;       // save    r, r, r
673 def SAVEi    : F3_2<2, 0b111100, "save">;       // save    r, i, r
674 def RESTOREr : F3_1<2, 0b111101, "restore">;    // restore r, r, r
675 def RESTOREi : F3_2<2, 0b111101, "restore">;    // restore r, i, r
676
677 // Section A.47: SAVED and RESTORED - p219
678 // Not currently used in SparcV9 backend
679
680 // Section A.48: SETHI - p220
681 let op2 = 0b100 in {
682   def SETHI : F2_1<"sethi">;                      // sethi
683 }
684
685 // Section A.49: Shift - p221
686 // Not currently used in the SparcV9 backend
687 /*
688  uses 5 least significant bits of rs2
689 let x = 0 in {
690   def SLLr5  : F3_11<2, 0b100101, "sll">;                // sll r, r, r
691   def SRLr5  : F3_11<2, 0b100110, "srl">;                // srl r, r, r
692   def SRAr5  : F3_11<2, 0b100111, "sra">;                // sra r, r, r
693   def SLLXr5 : F3_11<2, 0b100101, "sllx">;               // sllx r, r, r
694   def SRLXr5 : F3_11<2, 0b100110, "srlx">;               // srlx r, r, r
695   def SRAXr5 : F3_11<2, 0b100111, "srax">;               // srax r, r, r
696 }
697 */
698
699 // uses 6 least significant bits of rs2
700 let x = 0 in { 
701   def SLLr5  : F3_11<2, 0b100101, "sll">;                // sll r, r, r
702   def SRLr5  : F3_11<2, 0b100110, "srl">;                // srl r, r, r
703   def SRAr5  : F3_11<2, 0b100111, "sra">;                // sra r, r, r
704 }
705 let x = 1 in {
706   def SLLXr6 : F3_11<2, 0b100101, "sllx">;               // sllx r, r, r
707   def SRLXr6 : F3_11<2, 0b100110, "srlx">;               // srlx r, r, r
708   def SRAXr6 : F3_11<2, 0b100111, "srax">;               // srax r, r, r
709 }
710
711 def SLLi5  : F3_12<2, 0b100101, "sll">;                // sll r, shcnt32, r
712 def SRLi5  : F3_12<2, 0b100110, "srl">;                // srl r, shcnt32, r
713 def SRAi5  : F3_12<2, 0b100111, "sra">;                // sra r, shcnt32, r
714 def SLLXi6 : F3_13<2, 0b100101, "sllx">;                 // sllx r, shcnt64, r
715 def SRLXi6 : F3_13<2, 0b100110, "srlx">;                 // srlx r, shcnt64, r
716 def SRAXi6 : F3_13<2, 0b100111, "srax">;                 // srax r, shcnt64, r
717
718 // Section A.50: Sofware-Initiated Reset - p223
719 // Not currently used in the SparcV9 backend
720
721 // Section A.51: Store Barrier - p224
722 // Not currently used in the SparcV9 backend
723
724 // Section A.52: Store Floating-point - p225
725 // Store instructions all want their rd register first
726 def STFr  : F3_1rd<3, 0b100100, "st">;                      // st r, [r+r]
727 def STFi  : F3_2rd<3, 0b100100, "st">;                      // st r, [r+i]
728 def STDFr : F3_1rd<3, 0b100111, "std">;                     // std r, [r+r]
729 def STDFi : F3_2rd<3, 0b100111, "std">;                     // std r, [r+i]
730
731 // Not currently used in the SparcV9 backend
732 /*
733 def STQFr : F3_1rd<3, 0b100110, "stq">;                     // stq r, [r+r]
734 def STQFi : F3_2rd<3, 0b100110, "stq">;                     // stq r, [r+i]
735 */
736
737 // WARNING: We encode %fsr as 1, because we only use STXFSRx, but STFSRx wants
738 // you to encode %fsr as 0. If STFSRx instrs are ever enabled, this will
739 // need to be worked around.
740 /*
741 let isDeprecated = 1 in {
742   def STFSRr : F3_1rd<3, 0b100101, "st">;                 // st  %fsr, [r+r]
743   def STFSRi : F3_2rd<3, 0b100101, "st">;                 // st  %fsr, [r+i]
744 }
745 */
746 def STXFSRr : F3_1rd<3, 0b100101, "stx">;                 // stx %fsr, [r+r]
747 def STXFSRi : F3_2rd<3, 0b100101, "stx">;                 // stx %fsr, [r+i]
748
749 // Section A.53: Store Floating-Point into Alternate Space - p227
750 // Not currently used in the SparcV9 backend
751
752 // Section A.54: Store Integer - p229
753 // Store instructions all want their rd register first
754 def STBr : F3_1rd<3, 0b000101, "stb">;                     // stb r, [r+r]
755 def STBi : F3_2rd<3, 0b000101, "stb">;                     // stb r, [r+i]
756 def STHr : F3_1rd<3, 0b000110, "sth">;                     // sth r, [r+r]
757 def STHi : F3_2rd<3, 0b000110, "sth">;                     // sth r, [r+i]
758 def STWr : F3_1rd<3, 0b000100, "stw">;                     // stw r, [r+r]
759 def STWi : F3_2rd<3, 0b000100, "stw">;                     // stw r, [r+i]
760 def STXr : F3_1rd<3, 0b001110, "stx">;                     // stx r, [r+r]
761 def STXi : F3_2rd<3, 0b001110, "stx">;                     // stx r, [r+i]
762
763 // Section A.55: Store Integer into Alternate Space - p231
764 // Not currently used in the SparcV9 backend
765
766 // Section A.56: Subtract - p233
767 def SUBr    : F3_1<2, 0b000100, "sub">;                   // sub r, r, r
768 def SUBi    : F3_2<2, 0b000100, "sub">;                   // sub r, i, r
769 def SUBccr  : F3_1<2, 0b010100, "subcc">;                 // subcc r, r, r
770 def SUBcci  : F3_2<2, 0b010100, "subcc">;                 // subcc r, i, r
771 def SUBCr   : F3_1<2, 0b001100, "subc">;                  // subc r, r, r
772 def SUBCi   : F3_2<2, 0b001100, "subc">;                  // subc r, i, r
773 def SUBCccr : F3_1<2, 0b011100, "subccc">;                // subccc r, r, r
774 def SUBCcci : F3_2<2, 0b011100, "subccc">;                // subccc r, i, r
775
776 // FIXME: More...?
777
778 // Section A.63: Write State Register - p244
779 let rd = 2 in {
780   def WRCCRr : F3_1<2, 0b110000, "wr">;                 // wr r, r, %y/ccr/etc
781   def WRCCRi : F3_2<2, 0b110000, "wr">;                 // wr r, i, %y/ccr/etc
782 }