48374d93d8865ce1a0533561dd75b2608c2b0f2f
[oota-llvm.git] / lib / Target / TargetRegisterInfo.cpp
1 //===- TargetRegisterInfo.cpp - Target Register Information Implementation ===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 // This file implements the TargetRegisterInfo interface.
11 //
12 //===----------------------------------------------------------------------===//
13
14 #include "llvm/Target/TargetMachine.h"
15 #include "llvm/Target/TargetRegisterInfo.h"
16 #include "llvm/Target/TargetFrameInfo.h"
17 #include "llvm/CodeGen/MachineFunction.h"
18 #include "llvm/CodeGen/MachineFrameInfo.h"
19 #include "llvm/ADT/BitVector.h"
20
21 using namespace llvm;
22
23 TargetRegisterInfo::TargetRegisterInfo(const TargetRegisterDesc *D, unsigned NR,
24                              regclass_iterator RCB, regclass_iterator RCE,
25                              const char *const *subregindexnames,
26                              int CFSO, int CFDO,
27                              const unsigned* subregs, const unsigned subregsize,
28                          const unsigned* aliases, const unsigned aliasessize)
29   : SubregHash(subregs), SubregHashSize(subregsize),
30     AliasesHash(aliases), AliasesHashSize(aliasessize),
31     Desc(D), SubRegIndexNames(subregindexnames), NumRegs(NR),
32     RegClassBegin(RCB), RegClassEnd(RCE) {
33   assert(NumRegs < FirstVirtualRegister &&
34          "Target has too many physical registers!");
35
36   CallFrameSetupOpcode   = CFSO;
37   CallFrameDestroyOpcode = CFDO;
38 }
39
40 TargetRegisterInfo::~TargetRegisterInfo() {}
41
42 /// getPhysicalRegisterRegClass - Returns the Register Class of a physical
43 /// register of the given type. If type is EVT::Other, then just return any
44 /// register class the register belongs to.
45 const TargetRegisterClass *
46 TargetRegisterInfo::getPhysicalRegisterRegClass(unsigned reg, EVT VT) const {
47   assert(isPhysicalRegister(reg) && "reg must be a physical register");
48
49   // Pick the most super register class of the right type that contains
50   // this physreg.
51   const TargetRegisterClass* BestRC = 0;
52   for (regclass_iterator I = regclass_begin(), E = regclass_end(); I != E; ++I){
53     const TargetRegisterClass* RC = *I;
54     if ((VT == MVT::Other || RC->hasType(VT)) && RC->contains(reg) &&
55         (!BestRC || BestRC->hasSuperClass(RC)))
56       BestRC = RC;
57   }
58
59   assert(BestRC && "Couldn't find the register class");
60   return BestRC;
61 }
62
63 /// getMinimalPhysRegClass - Returns the Register Class of a physical
64 /// register of the given type.
65 const TargetRegisterClass *
66 TargetRegisterInfo::getMinimalPhysRegClass(unsigned reg, EVT VT) const {
67   assert(isPhysicalRegister(reg) && "reg must be a physical register");
68
69   // Pick the most sub register class of the right type that contains
70   // this physreg.
71   const TargetRegisterClass* BestRC = 0;
72   for (regclass_iterator I = regclass_begin(), E = regclass_end(); I != E; ++I){
73     const TargetRegisterClass* RC = *I;
74     if ((VT == MVT::Other || RC->hasType(VT)) && RC->contains(reg) &&
75         (!BestRC || BestRC->hasSubClass(RC)))
76       BestRC = RC;
77   }
78
79   assert(BestRC && "Couldn't find the register class");
80   return BestRC;
81 }
82
83 /// getAllocatableSetForRC - Toggle the bits that represent allocatable
84 /// registers for the specific register class.
85 static void getAllocatableSetForRC(const MachineFunction &MF,
86                                    const TargetRegisterClass *RC, BitVector &R){  
87   for (TargetRegisterClass::iterator I = RC->allocation_order_begin(MF),
88          E = RC->allocation_order_end(MF); I != E; ++I)
89     R.set(*I);
90 }
91
92 BitVector TargetRegisterInfo::getAllocatableSet(const MachineFunction &MF,
93                                           const TargetRegisterClass *RC) const {
94   BitVector Allocatable(NumRegs);
95   if (RC) {
96     getAllocatableSetForRC(MF, RC, Allocatable);
97     return Allocatable;
98   }
99
100   for (TargetRegisterInfo::regclass_iterator I = regclass_begin(),
101          E = regclass_end(); I != E; ++I)
102     getAllocatableSetForRC(MF, *I, Allocatable);
103   return Allocatable;
104 }
105
106 /// getFrameIndexOffset - Returns the displacement from the frame register to
107 /// the stack frame of the specified index. This is the default implementation
108 /// which is overridden for some targets.
109 int TargetRegisterInfo::getFrameIndexOffset(const MachineFunction &MF,
110                                             int FI) const {
111   const TargetFrameInfo &TFI = *MF.getTarget().getFrameInfo();
112   const MachineFrameInfo *MFI = MF.getFrameInfo();
113   return MFI->getObjectOffset(FI) + MFI->getStackSize() -
114     TFI.getOffsetOfLocalArea() + MFI->getOffsetAdjustment();
115 }
116
117 /// getInitialFrameState - Returns a list of machine moves that are assumed
118 /// on entry to a function.
119 void
120 TargetRegisterInfo::getInitialFrameState(std::vector<MachineMove> &Moves) const{
121   // Default is to do nothing.
122 }
123
124 const TargetRegisterClass *
125 llvm::getCommonSubClass(const TargetRegisterClass *A,
126                         const TargetRegisterClass *B) {
127   // First take care of the trivial cases
128   if (A == B)
129     return A;
130   if (!A || !B)
131     return 0;
132
133   // If B is a subclass of A, it will be handled in the loop below
134   if (B->hasSubClass(A))
135     return A;
136
137   const TargetRegisterClass *Best = 0;
138   for (TargetRegisterClass::sc_iterator I = A->subclasses_begin();
139        const TargetRegisterClass *X = *I; ++I) {
140     if (X == B)
141       return B;                 // B is a subclass of A
142
143     // X must be a common subclass of A and B
144     if (!B->hasSubClass(X))
145       continue;
146
147     // A superclass is definitely better.
148     if (!Best || Best->hasSuperClass(X)) {
149       Best = X;
150       continue;
151     }
152
153     // A subclass is definitely worse
154     if (Best->hasSubClass(X))
155       continue;
156
157     // Best and *I have no super/sub class relation - pick the larger class, or
158     // the smaller spill size.
159     int nb = std::distance(Best->begin(), Best->end());
160     int ni = std::distance(X->begin(), X->end());
161     if (ni>nb || (ni==nb && X->getSize() < Best->getSize()))
162       Best = X;
163   }
164   return Best;
165 }