add SDNPMayLoad to the 'load' sdnode definition. This is enough to get all the x86
[oota-llvm.git] / lib / Target / TargetSelectionDAG.td
1 //===- TargetSelectionDAG.td - Common code for DAG isels ---*- tablegen -*-===//
2 // 
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 // 
8 //===----------------------------------------------------------------------===//
9 //
10 // This file defines the target-independent interfaces used by SelectionDAG
11 // instruction selection generators.
12 //
13 //===----------------------------------------------------------------------===//
14
15 //===----------------------------------------------------------------------===//
16 // Selection DAG Type Constraint definitions.
17 //
18 // Note that the semantics of these constraints are hard coded into tblgen.  To
19 // modify or add constraints, you have to hack tblgen.
20 //
21
22 class SDTypeConstraint<int opnum> {
23   int OperandNum = opnum;
24 }
25
26 // SDTCisVT - The specified operand has exactly this VT.
27 class SDTCisVT<int OpNum, ValueType vt> : SDTypeConstraint<OpNum> {
28   ValueType VT = vt;
29 }
30
31 class SDTCisPtrTy<int OpNum> : SDTypeConstraint<OpNum>;
32
33 // SDTCisInt - The specified operand is has integer type.
34 class SDTCisInt<int OpNum> : SDTypeConstraint<OpNum>;
35
36 // SDTCisFP - The specified operand is has floating point type.
37 class SDTCisFP<int OpNum> : SDTypeConstraint<OpNum>;
38
39 // SDTCisSameAs - The two specified operands have identical types.
40 class SDTCisSameAs<int OpNum, int OtherOp> : SDTypeConstraint<OpNum> {
41   int OtherOperandNum = OtherOp;
42 }
43
44 // SDTCisVTSmallerThanOp - The specified operand is a VT SDNode, and its type is
45 // smaller than the 'Other' operand.
46 class SDTCisVTSmallerThanOp<int OpNum, int OtherOp> : SDTypeConstraint<OpNum> {
47   int OtherOperandNum = OtherOp;
48 }
49
50 class SDTCisOpSmallerThanOp<int SmallOp, int BigOp> : SDTypeConstraint<SmallOp>{
51   int BigOperandNum = BigOp;
52 }
53
54 /// SDTCisIntVectorOfSameSize - This indicates that ThisOp and OtherOp are
55 /// vector types, and that ThisOp is the result of 
56 /// MVT::getIntVectorWithNumElements with the number of elements that ThisOp
57 /// has.
58 class SDTCisIntVectorOfSameSize<int ThisOp, int OtherOp>
59   : SDTypeConstraint<ThisOp> {
60   int OtherOpNum = OtherOp;
61 }
62
63 //===----------------------------------------------------------------------===//
64 // Selection DAG Type Profile definitions.
65 //
66 // These use the constraints defined above to describe the type requirements of
67 // the various nodes.  These are not hard coded into tblgen, allowing targets to
68 // add their own if needed.
69 //
70
71 // SDTypeProfile - This profile describes the type requirements of a Selection
72 // DAG node.
73 class SDTypeProfile<int numresults, int numoperands,
74                     list<SDTypeConstraint> constraints> {
75   int NumResults = numresults;
76   int NumOperands = numoperands;
77   list<SDTypeConstraint> Constraints = constraints;
78 }
79
80 // Builtin profiles.
81 def SDTIntLeaf: SDTypeProfile<1, 0, [SDTCisInt<0>]>;      // for 'imm'.
82 def SDTFPLeaf : SDTypeProfile<1, 0, [SDTCisFP<0>]>;       // for 'fpimm'.
83 def SDTPtrLeaf: SDTypeProfile<1, 0, [SDTCisPtrTy<0>]>;      // for '&g'.
84 def SDTOther  : SDTypeProfile<1, 0, [SDTCisVT<0, OtherVT>]>; // for 'vt'.
85 def SDTUNDEF  : SDTypeProfile<1, 0, []>; // for 'undef'.
86 def SDTUnaryOp  : SDTypeProfile<1, 1, []>; // bitconvert
87
88 def SDTIntBinOp : SDTypeProfile<1, 2, [   // add, and, or, xor, udiv, etc.
89   SDTCisSameAs<0, 1>, SDTCisSameAs<0, 2>, SDTCisInt<0>
90 ]>;
91 def SDTIntShiftOp : SDTypeProfile<1, 2, [   // shl, sra, srl
92   SDTCisSameAs<0, 1>, SDTCisInt<0>, SDTCisInt<2>
93 ]>;
94 def SDTFPBinOp : SDTypeProfile<1, 2, [      // fadd, fmul, etc.
95   SDTCisSameAs<0, 1>, SDTCisSameAs<0, 2>, SDTCisFP<0>
96 ]>;
97 def SDTFPSignOp : SDTypeProfile<1, 2, [      // fcopysign.
98   SDTCisSameAs<0, 1>, SDTCisFP<0>, SDTCisFP<2>
99 ]>;
100 def SDTFPTernaryOp : SDTypeProfile<1, 3, [      // fmadd, fnmsub, etc.
101   SDTCisSameAs<0, 1>, SDTCisSameAs<0, 2>, SDTCisSameAs<0, 3>, SDTCisFP<0>
102 ]>;
103 def SDTIntUnaryOp : SDTypeProfile<1, 1, [   // ctlz
104   SDTCisSameAs<0, 1>, SDTCisInt<0>
105 ]>;
106 def SDTIntExtendOp : SDTypeProfile<1, 1, [  // sext, zext, anyext
107   SDTCisInt<0>, SDTCisInt<1>, SDTCisOpSmallerThanOp<1, 0>
108 ]>;
109 def SDTIntTruncOp  : SDTypeProfile<1, 1, [  // trunc
110   SDTCisInt<0>, SDTCisInt<1>, SDTCisOpSmallerThanOp<0, 1>
111 ]>;
112 def SDTFPUnaryOp  : SDTypeProfile<1, 1, [   // fneg, fsqrt, etc
113   SDTCisSameAs<0, 1>, SDTCisFP<0>
114 ]>;
115 def SDTFPRoundOp  : SDTypeProfile<1, 1, [   // fround
116   SDTCisFP<0>, SDTCisFP<1>, SDTCisOpSmallerThanOp<0, 1>
117 ]>;
118 def SDTFPExtendOp  : SDTypeProfile<1, 1, [   // fextend
119   SDTCisFP<0>, SDTCisFP<1>, SDTCisOpSmallerThanOp<1, 0>
120 ]>;
121 def SDTIntToFPOp : SDTypeProfile<1, 1, [   // [su]int_to_fp 
122   SDTCisFP<0>, SDTCisInt<1>
123 ]>;
124 def SDTFPToIntOp : SDTypeProfile<1, 1, [   // fp_to_[su]int 
125   SDTCisInt<0>, SDTCisFP<1>
126 ]>;
127 def SDTExtInreg : SDTypeProfile<1, 2, [   // sext_inreg
128   SDTCisSameAs<0, 1>, SDTCisInt<0>, SDTCisVT<2, OtherVT>,
129   SDTCisVTSmallerThanOp<2, 1>
130 ]>;
131
132 def SDTSetCC : SDTypeProfile<1, 3, [ // setcc
133   SDTCisInt<0>, SDTCisSameAs<1, 2>, SDTCisVT<3, OtherVT>
134 ]>;
135
136 def SDTSelect : SDTypeProfile<1, 3, [ // select 
137   SDTCisInt<1>, SDTCisSameAs<0, 2>, SDTCisSameAs<2, 3>
138 ]>;
139
140 def SDTSelectCC : SDTypeProfile<1, 5, [ // select_cc
141   SDTCisSameAs<1, 2>, SDTCisSameAs<3, 4>, SDTCisSameAs<0, 3>,
142   SDTCisVT<5, OtherVT>
143 ]>;
144
145 def SDTBr : SDTypeProfile<0, 1, [ // br
146   SDTCisVT<0, OtherVT>
147 ]>;
148
149 def SDTBrcond : SDTypeProfile<0, 2, [ // brcond
150   SDTCisInt<0>, SDTCisVT<1, OtherVT>
151 ]>;
152
153 def SDTBrind : SDTypeProfile<0, 1, [ // brind
154   SDTCisPtrTy<0>
155 ]>;
156
157 def SDTRet : SDTypeProfile<0, 0, []>; // ret
158
159 def SDTLoad : SDTypeProfile<1, 1, [ // load
160   SDTCisPtrTy<1>  
161 ]>;
162
163 def SDTStore : SDTypeProfile<0, 2, [ // store
164   SDTCisPtrTy<1>  
165 ]>;
166
167 def SDTIStore : SDTypeProfile<1, 3, [ // indexed store
168   SDTCisSameAs<0, 2>, SDTCisPtrTy<0>, SDTCisPtrTy<3>
169 ]>;
170
171 def SDTVecShuffle : SDTypeProfile<1, 3, [
172   SDTCisSameAs<0, 1>, SDTCisSameAs<1, 2>, SDTCisIntVectorOfSameSize<3, 0>
173 ]>;
174
175 class SDCallSeqStart<list<SDTypeConstraint> constraints> :
176         SDTypeProfile<0, 1, constraints>;
177 class SDCallSeqEnd<list<SDTypeConstraint> constraints> :
178         SDTypeProfile<0, 2, constraints>;
179
180 //===----------------------------------------------------------------------===//
181 // Selection DAG Node Properties.
182 //
183 // Note: These are hard coded into tblgen.
184 //
185 class SDNodeProperty;
186 def SDNPCommutative : SDNodeProperty;   // X op Y == Y op X
187 def SDNPAssociative : SDNodeProperty;   // (X op Y) op Z == X op (Y op Z)
188 def SDNPHasChain    : SDNodeProperty;   // R/W chain operand and result
189 def SDNPOutFlag     : SDNodeProperty;   // Write a flag result
190 def SDNPInFlag      : SDNodeProperty;   // Read a flag operand
191 def SDNPOptInFlag   : SDNodeProperty;   // Optionally read a flag operand
192 def SDNPMayStore    : SDNodeProperty;   // May write to memory, sets 'mayStore'.
193 def SDNPMayLoad     : SDNodeProperty;   // May read memory, sets 'mayLoad'.
194
195 //===----------------------------------------------------------------------===//
196 // Selection DAG Node definitions.
197 //
198 class SDNode<string opcode, SDTypeProfile typeprof,
199              list<SDNodeProperty> props = [], string sdclass = "SDNode"> {
200   string Opcode  = opcode;
201   string SDClass = sdclass;
202   list<SDNodeProperty> Properties = props;
203   SDTypeProfile TypeProfile = typeprof;
204 }
205
206 def set;
207 def implicit;
208 def parallel;
209 def node;
210 def srcvalue;
211
212 def imm        : SDNode<"ISD::Constant"  , SDTIntLeaf , [], "ConstantSDNode">;
213 def fpimm      : SDNode<"ISD::TargetConstantFP",
214                          SDTFPLeaf, [], "ConstantFPSDNode">;
215 def vt         : SDNode<"ISD::VALUETYPE" , SDTOther   , [], "VTSDNode">;
216 def bb         : SDNode<"ISD::BasicBlock", SDTOther   , [], "BasicBlockSDNode">;
217 def cond       : SDNode<"ISD::CONDCODE"  , SDTOther   , [], "CondCodeSDNode">;
218 def undef      : SDNode<"ISD::UNDEF"     , SDTUNDEF   , []>;
219 def globaladdr : SDNode<"ISD::GlobalAddress",         SDTPtrLeaf, [],
220                         "GlobalAddressSDNode">;
221 def tglobaladdr : SDNode<"ISD::TargetGlobalAddress",  SDTPtrLeaf, [],
222                          "GlobalAddressSDNode">;
223 def globaltlsaddr : SDNode<"ISD::GlobalTLSAddress",         SDTPtrLeaf, [],
224                           "GlobalAddressSDNode">;
225 def tglobaltlsaddr : SDNode<"ISD::TargetGlobalTLSAddress",  SDTPtrLeaf, [],
226                            "GlobalAddressSDNode">;
227 def constpool   : SDNode<"ISD::ConstantPool",         SDTPtrLeaf, [],
228                          "ConstantPoolSDNode">;
229 def tconstpool  : SDNode<"ISD::TargetConstantPool",   SDTPtrLeaf, [],
230                          "ConstantPoolSDNode">;
231 def jumptable   : SDNode<"ISD::JumpTable",            SDTPtrLeaf, [],
232                          "JumpTableSDNode">;
233 def tjumptable  : SDNode<"ISD::TargetJumpTable",      SDTPtrLeaf, [],
234                          "JumpTableSDNode">;
235 def frameindex  : SDNode<"ISD::FrameIndex",           SDTPtrLeaf, [],
236                          "FrameIndexSDNode">;
237 def tframeindex : SDNode<"ISD::TargetFrameIndex",     SDTPtrLeaf, [],
238                          "FrameIndexSDNode">;
239 def externalsym : SDNode<"ISD::ExternalSymbol",       SDTPtrLeaf, [],
240                          "ExternalSymbolSDNode">;
241 def texternalsym: SDNode<"ISD::TargetExternalSymbol", SDTPtrLeaf, [],
242                          "ExternalSymbolSDNode">;
243
244 def add        : SDNode<"ISD::ADD"       , SDTIntBinOp   ,
245                         [SDNPCommutative, SDNPAssociative]>;
246 def sub        : SDNode<"ISD::SUB"       , SDTIntBinOp>;
247 def mul        : SDNode<"ISD::MUL"       , SDTIntBinOp,
248                         [SDNPCommutative, SDNPAssociative]>;
249 def mulhs      : SDNode<"ISD::MULHS"     , SDTIntBinOp, [SDNPCommutative]>;
250 def mulhu      : SDNode<"ISD::MULHU"     , SDTIntBinOp, [SDNPCommutative]>;
251 def sdiv       : SDNode<"ISD::SDIV"      , SDTIntBinOp>;
252 def udiv       : SDNode<"ISD::UDIV"      , SDTIntBinOp>;
253 def srem       : SDNode<"ISD::SREM"      , SDTIntBinOp>;
254 def urem       : SDNode<"ISD::UREM"      , SDTIntBinOp>;
255 def srl        : SDNode<"ISD::SRL"       , SDTIntShiftOp>;
256 def sra        : SDNode<"ISD::SRA"       , SDTIntShiftOp>;
257 def shl        : SDNode<"ISD::SHL"       , SDTIntShiftOp>;
258 def rotl       : SDNode<"ISD::ROTL"      , SDTIntShiftOp>;
259 def rotr       : SDNode<"ISD::ROTR"      , SDTIntShiftOp>;
260 def and        : SDNode<"ISD::AND"       , SDTIntBinOp,
261                         [SDNPCommutative, SDNPAssociative]>;
262 def or         : SDNode<"ISD::OR"        , SDTIntBinOp,
263                         [SDNPCommutative, SDNPAssociative]>;
264 def xor        : SDNode<"ISD::XOR"       , SDTIntBinOp,
265                         [SDNPCommutative, SDNPAssociative]>;
266 def addc       : SDNode<"ISD::ADDC"      , SDTIntBinOp,
267                         [SDNPCommutative, SDNPOutFlag]>;
268 def adde       : SDNode<"ISD::ADDE"      , SDTIntBinOp,
269                         [SDNPCommutative, SDNPOutFlag, SDNPInFlag]>;
270 def subc       : SDNode<"ISD::SUBC"      , SDTIntBinOp,
271                         [SDNPOutFlag]>;
272 def sube       : SDNode<"ISD::SUBE"      , SDTIntBinOp,
273                         [SDNPOutFlag, SDNPInFlag]>;
274                         
275 def sext_inreg : SDNode<"ISD::SIGN_EXTEND_INREG", SDTExtInreg>;
276 def bswap      : SDNode<"ISD::BSWAP"      , SDTIntUnaryOp>;
277 def ctlz       : SDNode<"ISD::CTLZ"       , SDTIntUnaryOp>;
278 def cttz       : SDNode<"ISD::CTTZ"       , SDTIntUnaryOp>;
279 def ctpop      : SDNode<"ISD::CTPOP"      , SDTIntUnaryOp>;
280 def sext       : SDNode<"ISD::SIGN_EXTEND", SDTIntExtendOp>;
281 def zext       : SDNode<"ISD::ZERO_EXTEND", SDTIntExtendOp>;
282 def anyext     : SDNode<"ISD::ANY_EXTEND" , SDTIntExtendOp>;
283 def trunc      : SDNode<"ISD::TRUNCATE"   , SDTIntTruncOp>;
284 def bitconvert : SDNode<"ISD::BIT_CONVERT", SDTUnaryOp>;
285                         
286 def fadd       : SDNode<"ISD::FADD"       , SDTFPBinOp, [SDNPCommutative]>;
287 def fsub       : SDNode<"ISD::FSUB"       , SDTFPBinOp>;
288 def fmul       : SDNode<"ISD::FMUL"       , SDTFPBinOp, [SDNPCommutative]>;
289 def fdiv       : SDNode<"ISD::FDIV"       , SDTFPBinOp>;
290 def frem       : SDNode<"ISD::FREM"       , SDTFPBinOp>;
291 def fabs       : SDNode<"ISD::FABS"       , SDTFPUnaryOp>;
292 def fneg       : SDNode<"ISD::FNEG"       , SDTFPUnaryOp>;
293 def fsqrt      : SDNode<"ISD::FSQRT"      , SDTFPUnaryOp>;
294 def fsin       : SDNode<"ISD::FSIN"       , SDTFPUnaryOp>;
295 def fcos       : SDNode<"ISD::FCOS"       , SDTFPUnaryOp>;
296
297 def fround     : SDNode<"ISD::FP_ROUND"   , SDTFPRoundOp>;
298 def fextend    : SDNode<"ISD::FP_EXTEND"  , SDTFPExtendOp>;
299 def fcopysign  : SDNode<"ISD::FCOPYSIGN"  , SDTFPSignOp>;
300
301 def sint_to_fp : SDNode<"ISD::SINT_TO_FP" , SDTIntToFPOp>;
302 def uint_to_fp : SDNode<"ISD::UINT_TO_FP" , SDTIntToFPOp>;
303 def fp_to_sint : SDNode<"ISD::FP_TO_SINT" , SDTFPToIntOp>;
304 def fp_to_uint : SDNode<"ISD::FP_TO_UINT" , SDTFPToIntOp>;
305
306 def setcc      : SDNode<"ISD::SETCC"      , SDTSetCC>;
307 def select     : SDNode<"ISD::SELECT"     , SDTSelect>;
308 def selectcc   : SDNode<"ISD::SELECT_CC"  , SDTSelectCC>;
309
310 def brcond     : SDNode<"ISD::BRCOND"     , SDTBrcond, [SDNPHasChain]>;
311 def brind      : SDNode<"ISD::BRIND"      , SDTBrind,  [SDNPHasChain]>;
312 def br         : SDNode<"ISD::BR"         , SDTBr,     [SDNPHasChain]>;
313 def ret        : SDNode<"ISD::RET"        , SDTRet,    [SDNPHasChain]>;
314
315 // Do not use ld, st directly. Use load, extload, sextload, zextload, store,
316 // and truncst (see below).
317 def ld         : SDNode<"ISD::LOAD"       , SDTLoad,
318                         [SDNPHasChain, SDNPMayLoad]>;
319 def st         : SDNode<"ISD::STORE"      , SDTStore,
320                         [SDNPHasChain, SDNPMayStore]>;
321 def ist        : SDNode<"ISD::STORE"      , SDTIStore,
322                         [SDNPHasChain, SDNPMayStore]>;
323
324 def vector_shuffle : SDNode<"ISD::VECTOR_SHUFFLE", SDTVecShuffle, []>;
325 def build_vector : SDNode<"ISD::BUILD_VECTOR", SDTypeProfile<1, 0, []>, []>;
326 def scalar_to_vector : SDNode<"ISD::SCALAR_TO_VECTOR", SDTypeProfile<1, 1, []>,
327                               []>;
328 def vector_extract : SDNode<"ISD::EXTRACT_VECTOR_ELT",
329     SDTypeProfile<1, 2, [SDTCisPtrTy<2>]>, []>;
330 def vector_insert : SDNode<"ISD::INSERT_VECTOR_ELT",
331     SDTypeProfile<1, 3, [SDTCisSameAs<0, 1>, SDTCisPtrTy<3>]>, []>;
332     
333 def extract_subreg : SDNode<"ISD::EXTRACT_SUBREG", 
334     SDTypeProfile<1, 2, []>>;
335 def insert_subreg : SDNode<"ISD::INSERT_SUBREG", 
336     SDTypeProfile<1, 3, []>>;
337
338 // Nodes for intrinsics, you should use the intrinsic itself and let tblgen use
339 // these internally.  Don't reference these directly.
340 def intrinsic_void : SDNode<"ISD::INTRINSIC_VOID", 
341                             SDTypeProfile<0, -1, [SDTCisPtrTy<0>]>,
342                             [SDNPHasChain]>;
343 def intrinsic_w_chain : SDNode<"ISD::INTRINSIC_W_CHAIN", 
344                                SDTypeProfile<1, -1, [SDTCisPtrTy<1>]>,
345                                [SDNPHasChain]>;
346 def intrinsic_wo_chain : SDNode<"ISD::INTRINSIC_WO_CHAIN", 
347                                 SDTypeProfile<1, -1, [SDTCisPtrTy<1>]>, []>;
348
349
350 //===----------------------------------------------------------------------===//
351 // Selection DAG Condition Codes
352
353 class CondCode; // ISD::CondCode enums
354 def SETOEQ : CondCode; def SETOGT : CondCode;
355 def SETOGE : CondCode; def SETOLT : CondCode; def SETOLE : CondCode;
356 def SETONE : CondCode; def SETO   : CondCode; def SETUO  : CondCode;
357 def SETUEQ : CondCode; def SETUGT : CondCode; def SETUGE : CondCode;
358 def SETULT : CondCode; def SETULE : CondCode; def SETUNE : CondCode;
359
360 def SETEQ : CondCode; def SETGT : CondCode; def SETGE : CondCode;
361 def SETLT : CondCode; def SETLE : CondCode; def SETNE : CondCode;
362
363
364 //===----------------------------------------------------------------------===//
365 // Selection DAG Node Transformation Functions.
366 //
367 // This mechanism allows targets to manipulate nodes in the output DAG once a
368 // match has been formed.  This is typically used to manipulate immediate
369 // values.
370 //
371 class SDNodeXForm<SDNode opc, code xformFunction> {
372   SDNode Opcode = opc;
373   code XFormFunction = xformFunction;
374 }
375
376 def NOOP_SDNodeXForm : SDNodeXForm<imm, [{}]>;
377
378
379 //===----------------------------------------------------------------------===//
380 // Selection DAG Pattern Fragments.
381 //
382 // Pattern fragments are reusable chunks of dags that match specific things.
383 // They can take arguments and have C++ predicates that control whether they
384 // match.  They are intended to make the patterns for common instructions more
385 // compact and readable.
386 //
387
388 /// PatFrag - Represents a pattern fragment.  This can match something on the
389 /// DAG, frame a single node to multiply nested other fragments.
390 ///
391 class PatFrag<dag ops, dag frag, code pred = [{}],
392               SDNodeXForm xform = NOOP_SDNodeXForm> {
393   dag Operands = ops;
394   dag Fragment = frag;
395   code Predicate = pred;
396   SDNodeXForm OperandTransform = xform;
397 }
398
399 // PatLeaf's are pattern fragments that have no operands.  This is just a helper
400 // to define immediates and other common things concisely.
401 class PatLeaf<dag frag, code pred = [{}], SDNodeXForm xform = NOOP_SDNodeXForm>
402  : PatFrag<(ops), frag, pred, xform>;
403
404 // Leaf fragments.
405
406 def vtInt      : PatLeaf<(vt),  [{ return MVT::isInteger(N->getVT()); }]>;
407 def vtFP       : PatLeaf<(vt),  [{ return MVT::isFloatingPoint(N->getVT()); }]>;
408
409 def immAllOnes : PatLeaf<(imm), [{ return N->isAllOnesValue(); }]>;
410 def immAllOnesV: PatLeaf<(build_vector), [{
411   return ISD::isBuildVectorAllOnes(N);
412 }]>;
413 def immAllOnesV_bc: PatLeaf<(bitconvert), [{
414   return ISD::isBuildVectorAllOnes(N);
415 }]>;
416 def immAllZerosV: PatLeaf<(build_vector), [{
417   return ISD::isBuildVectorAllZeros(N);
418 }]>;
419 def immAllZerosV_bc: PatLeaf<(bitconvert), [{
420   return ISD::isBuildVectorAllZeros(N);
421 }]>;
422
423
424
425 // Other helper fragments.
426 def not  : PatFrag<(ops node:$in), (xor node:$in, immAllOnes)>;
427 def vnot : PatFrag<(ops node:$in), (xor node:$in, immAllOnesV)>;
428 def vnot_conv : PatFrag<(ops node:$in), (xor node:$in, immAllOnesV_bc)>;
429 def ineg : PatFrag<(ops node:$in), (sub 0, node:$in)>;
430
431 // load fragments.
432 def load : PatFrag<(ops node:$ptr), (ld node:$ptr), [{
433   if (LoadSDNode *LD = dyn_cast<LoadSDNode>(N))
434     return LD->getExtensionType() == ISD::NON_EXTLOAD &&
435            LD->getAddressingMode() == ISD::UNINDEXED;
436   return false;
437 }]>;
438
439 // extending load fragments.
440 def extloadi1  : PatFrag<(ops node:$ptr), (ld node:$ptr), [{
441   if (LoadSDNode *LD = dyn_cast<LoadSDNode>(N))
442     return LD->getExtensionType() == ISD::EXTLOAD &&
443            LD->getAddressingMode() == ISD::UNINDEXED &&
444            LD->getLoadedVT() == MVT::i1;
445   return false;
446 }]>;
447 def extloadi8  : PatFrag<(ops node:$ptr), (ld node:$ptr), [{
448   if (LoadSDNode *LD = dyn_cast<LoadSDNode>(N))
449     return LD->getExtensionType() == ISD::EXTLOAD &&
450            LD->getAddressingMode() == ISD::UNINDEXED &&
451            LD->getLoadedVT() == MVT::i8;
452   return false;
453 }]>;
454 def extloadi16 : PatFrag<(ops node:$ptr), (ld node:$ptr), [{
455   if (LoadSDNode *LD = dyn_cast<LoadSDNode>(N))
456     return LD->getExtensionType() == ISD::EXTLOAD &&
457            LD->getAddressingMode() == ISD::UNINDEXED &&
458            LD->getLoadedVT() == MVT::i16;
459   return false;
460 }]>;
461 def extloadi32 : PatFrag<(ops node:$ptr), (ld node:$ptr), [{
462   if (LoadSDNode *LD = dyn_cast<LoadSDNode>(N))
463     return LD->getExtensionType() == ISD::EXTLOAD &&
464            LD->getAddressingMode() == ISD::UNINDEXED &&
465            LD->getLoadedVT() == MVT::i32;
466   return false;
467 }]>;
468 def extloadf32 : PatFrag<(ops node:$ptr), (ld node:$ptr), [{
469   if (LoadSDNode *LD = dyn_cast<LoadSDNode>(N))
470     return LD->getExtensionType() == ISD::EXTLOAD &&
471            LD->getAddressingMode() == ISD::UNINDEXED &&
472            LD->getLoadedVT() == MVT::f32;
473   return false;
474 }]>;
475 def extloadf64 : PatFrag<(ops node:$ptr), (ld node:$ptr), [{
476   if (LoadSDNode *LD = dyn_cast<LoadSDNode>(N))
477     return LD->getExtensionType() == ISD::EXTLOAD &&
478            LD->getAddressingMode() == ISD::UNINDEXED &&
479            LD->getLoadedVT() == MVT::f64;
480   return false;
481 }]>;
482
483 def sextloadi1  : PatFrag<(ops node:$ptr), (ld node:$ptr), [{
484   if (LoadSDNode *LD = dyn_cast<LoadSDNode>(N))
485     return LD->getExtensionType() == ISD::SEXTLOAD &&
486            LD->getAddressingMode() == ISD::UNINDEXED &&
487            LD->getLoadedVT() == MVT::i1;
488   return false;
489 }]>;
490 def sextloadi8  : PatFrag<(ops node:$ptr), (ld node:$ptr), [{
491   if (LoadSDNode *LD = dyn_cast<LoadSDNode>(N))
492     return LD->getExtensionType() == ISD::SEXTLOAD &&
493            LD->getAddressingMode() == ISD::UNINDEXED &&
494            LD->getLoadedVT() == MVT::i8;
495   return false;
496 }]>;
497 def sextloadi16 : PatFrag<(ops node:$ptr), (ld node:$ptr), [{
498   if (LoadSDNode *LD = dyn_cast<LoadSDNode>(N))
499     return LD->getExtensionType() == ISD::SEXTLOAD &&
500            LD->getAddressingMode() == ISD::UNINDEXED &&
501            LD->getLoadedVT() == MVT::i16;
502   return false;
503 }]>;
504 def sextloadi32 : PatFrag<(ops node:$ptr), (ld node:$ptr), [{
505   if (LoadSDNode *LD = dyn_cast<LoadSDNode>(N))
506     return LD->getExtensionType() == ISD::SEXTLOAD &&
507            LD->getAddressingMode() == ISD::UNINDEXED &&
508            LD->getLoadedVT() == MVT::i32;
509   return false;
510 }]>;
511
512 def zextloadi1  : PatFrag<(ops node:$ptr), (ld node:$ptr), [{
513   if (LoadSDNode *LD = dyn_cast<LoadSDNode>(N))
514     return LD->getExtensionType() == ISD::ZEXTLOAD &&
515            LD->getAddressingMode() == ISD::UNINDEXED &&
516            LD->getLoadedVT() == MVT::i1;
517   return false;
518 }]>;
519 def zextloadi8  : PatFrag<(ops node:$ptr), (ld node:$ptr), [{
520   if (LoadSDNode *LD = dyn_cast<LoadSDNode>(N))
521     return LD->getExtensionType() == ISD::ZEXTLOAD &&
522            LD->getAddressingMode() == ISD::UNINDEXED &&
523            LD->getLoadedVT() == MVT::i8;
524   return false;
525 }]>;
526 def zextloadi16 : PatFrag<(ops node:$ptr), (ld node:$ptr), [{
527   if (LoadSDNode *LD = dyn_cast<LoadSDNode>(N))
528     return LD->getExtensionType() == ISD::ZEXTLOAD &&
529            LD->getAddressingMode() == ISD::UNINDEXED &&
530            LD->getLoadedVT() == MVT::i16;
531   return false;
532 }]>;
533 def zextloadi32 : PatFrag<(ops node:$ptr), (ld node:$ptr), [{
534   if (LoadSDNode *LD = dyn_cast<LoadSDNode>(N))
535     return LD->getExtensionType() == ISD::ZEXTLOAD &&
536            LD->getAddressingMode() == ISD::UNINDEXED &&
537            LD->getLoadedVT() == MVT::i32;
538   return false;
539 }]>;
540
541 // store fragments.
542 def store : PatFrag<(ops node:$val, node:$ptr),
543                     (st node:$val, node:$ptr), [{
544   if (StoreSDNode *ST = dyn_cast<StoreSDNode>(N))
545     return !ST->isTruncatingStore() &&
546            ST->getAddressingMode() == ISD::UNINDEXED;
547   return false;
548 }]>;
549
550 // truncstore fragments.
551 def truncstorei1 : PatFrag<(ops node:$val, node:$ptr),
552                            (st node:$val, node:$ptr), [{
553   if (StoreSDNode *ST = dyn_cast<StoreSDNode>(N))
554     return ST->isTruncatingStore() && ST->getStoredVT() == MVT::i1 &&
555            ST->getAddressingMode() == ISD::UNINDEXED;
556   return false;
557 }]>;
558 def truncstorei8 : PatFrag<(ops node:$val, node:$ptr),
559                            (st node:$val, node:$ptr), [{
560   if (StoreSDNode *ST = dyn_cast<StoreSDNode>(N))
561     return ST->isTruncatingStore() && ST->getStoredVT() == MVT::i8 &&
562            ST->getAddressingMode() == ISD::UNINDEXED;
563   return false;
564 }]>;
565 def truncstorei16 : PatFrag<(ops node:$val, node:$ptr),
566                             (st node:$val, node:$ptr), [{
567   if (StoreSDNode *ST = dyn_cast<StoreSDNode>(N))
568     return ST->isTruncatingStore() && ST->getStoredVT() == MVT::i16 &&
569            ST->getAddressingMode() == ISD::UNINDEXED;
570   return false;
571 }]>;
572 def truncstorei32 : PatFrag<(ops node:$val, node:$ptr),
573                             (st node:$val, node:$ptr), [{
574   if (StoreSDNode *ST = dyn_cast<StoreSDNode>(N))
575     return ST->isTruncatingStore() && ST->getStoredVT() == MVT::i32 &&
576            ST->getAddressingMode() == ISD::UNINDEXED;
577   return false;
578 }]>;
579 def truncstoref32 : PatFrag<(ops node:$val, node:$ptr),
580                             (st node:$val, node:$ptr), [{
581   if (StoreSDNode *ST = dyn_cast<StoreSDNode>(N))
582     return ST->isTruncatingStore() && ST->getStoredVT() == MVT::f32 &&
583            ST->getAddressingMode() == ISD::UNINDEXED;
584   return false;
585 }]>;
586 def truncstoref64 : PatFrag<(ops node:$val, node:$ptr),
587                             (st node:$val, node:$ptr), [{
588   if (StoreSDNode *ST = dyn_cast<StoreSDNode>(N))
589     return ST->isTruncatingStore() && ST->getStoredVT() == MVT::f64 &&
590            ST->getAddressingMode() == ISD::UNINDEXED;
591   return false;
592 }]>;
593
594 // indexed store fragments.
595 def pre_store : PatFrag<(ops node:$val, node:$base, node:$offset),
596                         (ist node:$val, node:$base, node:$offset), [{
597   if (StoreSDNode *ST = dyn_cast<StoreSDNode>(N)) {
598     ISD::MemIndexedMode AM = ST->getAddressingMode();
599     return (AM == ISD::PRE_INC || AM == ISD::PRE_DEC) &&
600            !ST->isTruncatingStore();
601   }
602   return false;
603 }]>;
604
605 def pre_truncsti1 : PatFrag<(ops node:$val, node:$base, node:$offset),
606                             (ist node:$val, node:$base, node:$offset), [{
607   if (StoreSDNode *ST = dyn_cast<StoreSDNode>(N)) {
608     ISD::MemIndexedMode AM = ST->getAddressingMode();
609     return (AM == ISD::PRE_INC || AM == ISD::PRE_DEC) &&
610            ST->isTruncatingStore() && ST->getStoredVT() == MVT::i1;
611   }
612   return false;
613 }]>;
614 def pre_truncsti8 : PatFrag<(ops node:$val, node:$base, node:$offset),
615                             (ist node:$val, node:$base, node:$offset), [{
616   if (StoreSDNode *ST = dyn_cast<StoreSDNode>(N)) {
617     ISD::MemIndexedMode AM = ST->getAddressingMode();
618     return (AM == ISD::PRE_INC || AM == ISD::PRE_DEC) &&
619            ST->isTruncatingStore() && ST->getStoredVT() == MVT::i8;
620   }
621   return false;
622 }]>;
623 def pre_truncsti16 : PatFrag<(ops node:$val, node:$base, node:$offset),
624                              (ist node:$val, node:$base, node:$offset), [{
625   if (StoreSDNode *ST = dyn_cast<StoreSDNode>(N)) {
626     ISD::MemIndexedMode AM = ST->getAddressingMode();
627     return (AM == ISD::PRE_INC || AM == ISD::PRE_DEC) &&
628            ST->isTruncatingStore() && ST->getStoredVT() == MVT::i16;
629   }
630   return false;
631 }]>;
632 def pre_truncsti32 : PatFrag<(ops node:$val, node:$base, node:$offset),
633                              (ist node:$val, node:$base, node:$offset), [{
634   if (StoreSDNode *ST = dyn_cast<StoreSDNode>(N)) {
635     ISD::MemIndexedMode AM = ST->getAddressingMode();
636     return (AM == ISD::PRE_INC || AM == ISD::PRE_DEC) &&
637            ST->isTruncatingStore() && ST->getStoredVT() == MVT::i32;
638   }
639   return false;
640 }]>;
641 def pre_truncstf32 : PatFrag<(ops node:$val, node:$base, node:$offset),
642                              (ist node:$val, node:$base, node:$offset), [{
643   if (StoreSDNode *ST = dyn_cast<StoreSDNode>(N)) {
644     ISD::MemIndexedMode AM = ST->getAddressingMode();
645     return (AM == ISD::PRE_INC || AM == ISD::PRE_DEC) &&
646            ST->isTruncatingStore() && ST->getStoredVT() == MVT::f32;
647   }
648   return false;
649 }]>;
650
651 def post_store : PatFrag<(ops node:$val, node:$ptr, node:$offset),
652                          (ist node:$val, node:$ptr, node:$offset), [{
653   if (StoreSDNode *ST = dyn_cast<StoreSDNode>(N)) {
654     ISD::MemIndexedMode AM = ST->getAddressingMode();
655     return !ST->isTruncatingStore() &&
656             (AM == ISD::POST_INC || AM == ISD::POST_DEC);
657   }
658   return false;
659 }]>;
660
661 def post_truncsti1 : PatFrag<(ops node:$val, node:$base, node:$offset),
662                              (ist node:$val, node:$base, node:$offset), [{
663   if (StoreSDNode *ST = dyn_cast<StoreSDNode>(N)) {
664     ISD::MemIndexedMode AM = ST->getAddressingMode();
665     return (AM == ISD::POST_INC || AM == ISD::POST_DEC) &&
666            ST->isTruncatingStore() && ST->getStoredVT() == MVT::i1;
667   }
668   return false;
669 }]>;
670 def post_truncsti8 : PatFrag<(ops node:$val, node:$base, node:$offset),
671                              (ist node:$val, node:$base, node:$offset), [{
672   if (StoreSDNode *ST = dyn_cast<StoreSDNode>(N)) {
673     ISD::MemIndexedMode AM = ST->getAddressingMode();
674     return (AM == ISD::POST_INC || AM == ISD::POST_DEC) &&
675            ST->isTruncatingStore() && ST->getStoredVT() == MVT::i8;
676   }
677   return false;
678 }]>;
679 def post_truncsti16 : PatFrag<(ops node:$val, node:$base, node:$offset),
680                               (ist node:$val, node:$base, node:$offset), [{
681   if (StoreSDNode *ST = dyn_cast<StoreSDNode>(N)) {
682     ISD::MemIndexedMode AM = ST->getAddressingMode();
683     return (AM == ISD::POST_INC || AM == ISD::POST_DEC) &&
684            ST->isTruncatingStore() && ST->getStoredVT() == MVT::i16;
685   }
686   return false;
687 }]>;
688 def post_truncsti32 : PatFrag<(ops node:$val, node:$base, node:$offset),
689                               (ist node:$val, node:$base, node:$offset), [{
690   if (StoreSDNode *ST = dyn_cast<StoreSDNode>(N)) {
691     ISD::MemIndexedMode AM = ST->getAddressingMode();
692     return (AM == ISD::POST_INC || AM == ISD::POST_DEC) &&
693            ST->isTruncatingStore() && ST->getStoredVT() == MVT::i32;
694   }
695   return false;
696 }]>;
697 def post_truncstf32 : PatFrag<(ops node:$val, node:$base, node:$offset),
698                               (ist node:$val, node:$base, node:$offset), [{
699   if (StoreSDNode *ST = dyn_cast<StoreSDNode>(N)) {
700     ISD::MemIndexedMode AM = ST->getAddressingMode();
701     return (AM == ISD::POST_INC || AM == ISD::POST_DEC) &&
702            ST->isTruncatingStore() && ST->getStoredVT() == MVT::f32;
703   }
704   return false;
705 }]>;
706
707 // setcc convenience fragments.
708 def setoeq : PatFrag<(ops node:$lhs, node:$rhs),
709                      (setcc node:$lhs, node:$rhs, SETOEQ)>;
710 def setogt : PatFrag<(ops node:$lhs, node:$rhs),
711                      (setcc node:$lhs, node:$rhs, SETOGT)>;
712 def setoge : PatFrag<(ops node:$lhs, node:$rhs),
713                      (setcc node:$lhs, node:$rhs, SETOGE)>;
714 def setolt : PatFrag<(ops node:$lhs, node:$rhs),
715                      (setcc node:$lhs, node:$rhs, SETOLT)>;
716 def setole : PatFrag<(ops node:$lhs, node:$rhs),
717                      (setcc node:$lhs, node:$rhs, SETOLE)>;
718 def setone : PatFrag<(ops node:$lhs, node:$rhs),
719                      (setcc node:$lhs, node:$rhs, SETONE)>;
720 def seto   : PatFrag<(ops node:$lhs, node:$rhs),
721                      (setcc node:$lhs, node:$rhs, SETO)>;
722 def setuo  : PatFrag<(ops node:$lhs, node:$rhs),
723                      (setcc node:$lhs, node:$rhs, SETUO)>;
724 def setueq : PatFrag<(ops node:$lhs, node:$rhs),
725                      (setcc node:$lhs, node:$rhs, SETUEQ)>;
726 def setugt : PatFrag<(ops node:$lhs, node:$rhs),
727                      (setcc node:$lhs, node:$rhs, SETUGT)>;
728 def setuge : PatFrag<(ops node:$lhs, node:$rhs),
729                      (setcc node:$lhs, node:$rhs, SETUGE)>;
730 def setult : PatFrag<(ops node:$lhs, node:$rhs),
731                      (setcc node:$lhs, node:$rhs, SETULT)>;
732 def setule : PatFrag<(ops node:$lhs, node:$rhs),
733                      (setcc node:$lhs, node:$rhs, SETULE)>;
734 def setune : PatFrag<(ops node:$lhs, node:$rhs),
735                      (setcc node:$lhs, node:$rhs, SETUNE)>;
736 def seteq  : PatFrag<(ops node:$lhs, node:$rhs),
737                      (setcc node:$lhs, node:$rhs, SETEQ)>;
738 def setgt  : PatFrag<(ops node:$lhs, node:$rhs),
739                      (setcc node:$lhs, node:$rhs, SETGT)>;
740 def setge  : PatFrag<(ops node:$lhs, node:$rhs),
741                      (setcc node:$lhs, node:$rhs, SETGE)>;
742 def setlt  : PatFrag<(ops node:$lhs, node:$rhs),
743                      (setcc node:$lhs, node:$rhs, SETLT)>;
744 def setle  : PatFrag<(ops node:$lhs, node:$rhs),
745                      (setcc node:$lhs, node:$rhs, SETLE)>;
746 def setne  : PatFrag<(ops node:$lhs, node:$rhs),
747                      (setcc node:$lhs, node:$rhs, SETNE)>;
748
749 //===----------------------------------------------------------------------===//
750 // Selection DAG Pattern Support.
751 //
752 // Patterns are what are actually matched against the target-flavored
753 // instruction selection DAG.  Instructions defined by the target implicitly
754 // define patterns in most cases, but patterns can also be explicitly added when
755 // an operation is defined by a sequence of instructions (e.g. loading a large
756 // immediate value on RISC targets that do not support immediates as large as
757 // their GPRs).
758 //
759
760 class Pattern<dag patternToMatch, list<dag> resultInstrs> {
761   dag             PatternToMatch  = patternToMatch;
762   list<dag>       ResultInstrs    = resultInstrs;
763   list<Predicate> Predicates      = [];  // See class Instruction in Target.td.
764   int             AddedComplexity = 0;  // See class Instruction in Target.td.
765 }
766
767 // Pat - A simple (but common) form of a pattern, which produces a simple result
768 // not needing a full list.
769 class Pat<dag pattern, dag result> : Pattern<pattern, [result]>;
770
771 //===----------------------------------------------------------------------===//
772 // Complex pattern definitions.
773 //
774 // Complex patterns, e.g. X86 addressing mode, requires pattern matching code
775 // in C++. NumOperands is the number of operands returned by the select function;
776 // SelectFunc is the name of the function used to pattern match the max. pattern;
777 // RootNodes are the list of possible root nodes of the sub-dags to match.
778 // e.g. X86 addressing mode - def addr : ComplexPattern<4, "SelectAddr", [add]>;
779 //
780 class ComplexPattern<ValueType ty, int numops, string fn,
781                      list<SDNode> roots = [], list<SDNodeProperty> props = []> {
782   ValueType Ty = ty;
783   int NumOperands = numops;
784   string SelectFunc = fn;
785   list<SDNode> RootNodes = roots;
786   list<SDNodeProperty> Properties = props;
787 }
788
789 //===----------------------------------------------------------------------===//
790 // Dwarf support.
791 //
792 def SDT_dwarf_loc : SDTypeProfile<0, 3,
793                       [SDTCisInt<0>, SDTCisInt<1>, SDTCisInt<2>]>;
794 def dwarf_loc : SDNode<"ISD::DEBUG_LOC", SDT_dwarf_loc,[SDNPHasChain]>;
795
796
797