Factor out some x86 vector shuffle rewriting and add comments about the direction...
[oota-llvm.git] / lib / Target / X86 / X86ISelLowering.cpp
1 //===-- X86ISelLowering.cpp - X86 DAG Lowering Implementation -------------===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 // This file defines the interfaces that X86 uses to lower LLVM code into a
11 // selection DAG.
12 //
13 //===----------------------------------------------------------------------===//
14
15 #define DEBUG_TYPE "x86-isel"
16 #include "X86.h"
17 #include "X86InstrBuilder.h"
18 #include "X86ISelLowering.h"
19 #include "X86ShuffleDecode.h"
20 #include "X86TargetMachine.h"
21 #include "X86TargetObjectFile.h"
22 #include "llvm/CallingConv.h"
23 #include "llvm/Constants.h"
24 #include "llvm/DerivedTypes.h"
25 #include "llvm/GlobalAlias.h"
26 #include "llvm/GlobalVariable.h"
27 #include "llvm/Function.h"
28 #include "llvm/Instructions.h"
29 #include "llvm/Intrinsics.h"
30 #include "llvm/LLVMContext.h"
31 #include "llvm/CodeGen/MachineFrameInfo.h"
32 #include "llvm/CodeGen/MachineFunction.h"
33 #include "llvm/CodeGen/MachineInstrBuilder.h"
34 #include "llvm/CodeGen/MachineJumpTableInfo.h"
35 #include "llvm/CodeGen/MachineModuleInfo.h"
36 #include "llvm/CodeGen/MachineRegisterInfo.h"
37 #include "llvm/CodeGen/PseudoSourceValue.h"
38 #include "llvm/MC/MCAsmInfo.h"
39 #include "llvm/MC/MCContext.h"
40 #include "llvm/MC/MCExpr.h"
41 #include "llvm/MC/MCSymbol.h"
42 #include "llvm/ADT/BitVector.h"
43 #include "llvm/ADT/SmallSet.h"
44 #include "llvm/ADT/Statistic.h"
45 #include "llvm/ADT/StringExtras.h"
46 #include "llvm/ADT/VectorExtras.h"
47 #include "llvm/Support/CommandLine.h"
48 #include "llvm/Support/Debug.h"
49 #include "llvm/Support/Dwarf.h"
50 #include "llvm/Support/ErrorHandling.h"
51 #include "llvm/Support/MathExtras.h"
52 #include "llvm/Support/raw_ostream.h"
53 using namespace llvm;
54 using namespace dwarf;
55
56 STATISTIC(NumTailCalls, "Number of tail calls");
57
58 static cl::opt<bool>
59 DisableMMX("disable-mmx", cl::Hidden, cl::desc("Disable use of MMX"));
60
61 // Forward declarations.
62 static SDValue getMOVL(SelectionDAG &DAG, DebugLoc dl, EVT VT, SDValue V1,
63                        SDValue V2);
64
65 static TargetLoweringObjectFile *createTLOF(X86TargetMachine &TM) {
66   
67   bool is64Bit = TM.getSubtarget<X86Subtarget>().is64Bit();
68   
69   if (TM.getSubtarget<X86Subtarget>().isTargetDarwin()) {
70     if (is64Bit) return new X8664_MachoTargetObjectFile();
71     return new TargetLoweringObjectFileMachO();
72   } else if (TM.getSubtarget<X86Subtarget>().isTargetELF() ){
73     if (is64Bit) return new X8664_ELFTargetObjectFile(TM);
74     return new X8632_ELFTargetObjectFile(TM);
75   } else if (TM.getSubtarget<X86Subtarget>().isTargetCOFF()) {
76     return new TargetLoweringObjectFileCOFF();
77   }  
78   llvm_unreachable("unknown subtarget type");
79 }
80
81 X86TargetLowering::X86TargetLowering(X86TargetMachine &TM)
82   : TargetLowering(TM, createTLOF(TM)) {
83   Subtarget = &TM.getSubtarget<X86Subtarget>();
84   X86ScalarSSEf64 = Subtarget->hasSSE2();
85   X86ScalarSSEf32 = Subtarget->hasSSE1();
86   X86StackPtr = Subtarget->is64Bit() ? X86::RSP : X86::ESP;
87
88   RegInfo = TM.getRegisterInfo();
89   TD = getTargetData();
90
91   // Set up the TargetLowering object.
92
93   // X86 is weird, it always uses i8 for shift amounts and setcc results.
94   setShiftAmountType(MVT::i8);
95   setBooleanContents(ZeroOrOneBooleanContent);
96   setSchedulingPreference(Sched::RegPressure);
97   setStackPointerRegisterToSaveRestore(X86StackPtr);
98
99   if (Subtarget->isTargetDarwin()) {
100     // Darwin should use _setjmp/_longjmp instead of setjmp/longjmp.
101     setUseUnderscoreSetJmp(false);
102     setUseUnderscoreLongJmp(false);
103   } else if (Subtarget->isTargetMingw()) {
104     // MS runtime is weird: it exports _setjmp, but longjmp!
105     setUseUnderscoreSetJmp(true);
106     setUseUnderscoreLongJmp(false);
107   } else {
108     setUseUnderscoreSetJmp(true);
109     setUseUnderscoreLongJmp(true);
110   }
111
112   // Set up the register classes.
113   addRegisterClass(MVT::i8, X86::GR8RegisterClass);
114   addRegisterClass(MVT::i16, X86::GR16RegisterClass);
115   addRegisterClass(MVT::i32, X86::GR32RegisterClass);
116   if (Subtarget->is64Bit())
117     addRegisterClass(MVT::i64, X86::GR64RegisterClass);
118
119   setLoadExtAction(ISD::SEXTLOAD, MVT::i1, Promote);
120
121   // We don't accept any truncstore of integer registers.
122   setTruncStoreAction(MVT::i64, MVT::i32, Expand);
123   setTruncStoreAction(MVT::i64, MVT::i16, Expand);
124   setTruncStoreAction(MVT::i64, MVT::i8 , Expand);
125   setTruncStoreAction(MVT::i32, MVT::i16, Expand);
126   setTruncStoreAction(MVT::i32, MVT::i8 , Expand);
127   setTruncStoreAction(MVT::i16, MVT::i8,  Expand);
128
129   // SETOEQ and SETUNE require checking two conditions.
130   setCondCodeAction(ISD::SETOEQ, MVT::f32, Expand);
131   setCondCodeAction(ISD::SETOEQ, MVT::f64, Expand);
132   setCondCodeAction(ISD::SETOEQ, MVT::f80, Expand);
133   setCondCodeAction(ISD::SETUNE, MVT::f32, Expand);
134   setCondCodeAction(ISD::SETUNE, MVT::f64, Expand);
135   setCondCodeAction(ISD::SETUNE, MVT::f80, Expand);
136
137   // Promote all UINT_TO_FP to larger SINT_TO_FP's, as X86 doesn't have this
138   // operation.
139   setOperationAction(ISD::UINT_TO_FP       , MVT::i1   , Promote);
140   setOperationAction(ISD::UINT_TO_FP       , MVT::i8   , Promote);
141   setOperationAction(ISD::UINT_TO_FP       , MVT::i16  , Promote);
142
143   if (Subtarget->is64Bit()) {
144     setOperationAction(ISD::UINT_TO_FP     , MVT::i32  , Promote);
145     setOperationAction(ISD::UINT_TO_FP     , MVT::i64  , Expand);
146   } else if (!UseSoftFloat) {
147     // We have an algorithm for SSE2->double, and we turn this into a
148     // 64-bit FILD followed by conditional FADD for other targets.
149     setOperationAction(ISD::UINT_TO_FP     , MVT::i64  , Custom);
150     // We have an algorithm for SSE2, and we turn this into a 64-bit
151     // FILD for other targets.
152     setOperationAction(ISD::UINT_TO_FP     , MVT::i32  , Custom);
153   }
154
155   // Promote i1/i8 SINT_TO_FP to larger SINT_TO_FP's, as X86 doesn't have
156   // this operation.
157   setOperationAction(ISD::SINT_TO_FP       , MVT::i1   , Promote);
158   setOperationAction(ISD::SINT_TO_FP       , MVT::i8   , Promote);
159
160   if (!UseSoftFloat) {
161     // SSE has no i16 to fp conversion, only i32
162     if (X86ScalarSSEf32) {
163       setOperationAction(ISD::SINT_TO_FP     , MVT::i16  , Promote);
164       // f32 and f64 cases are Legal, f80 case is not
165       setOperationAction(ISD::SINT_TO_FP     , MVT::i32  , Custom);
166     } else {
167       setOperationAction(ISD::SINT_TO_FP     , MVT::i16  , Custom);
168       setOperationAction(ISD::SINT_TO_FP     , MVT::i32  , Custom);
169     }
170   } else {
171     setOperationAction(ISD::SINT_TO_FP     , MVT::i16  , Promote);
172     setOperationAction(ISD::SINT_TO_FP     , MVT::i32  , Promote);
173   }
174
175   // In 32-bit mode these are custom lowered.  In 64-bit mode F32 and F64
176   // are Legal, f80 is custom lowered.
177   setOperationAction(ISD::FP_TO_SINT     , MVT::i64  , Custom);
178   setOperationAction(ISD::SINT_TO_FP     , MVT::i64  , Custom);
179
180   // Promote i1/i8 FP_TO_SINT to larger FP_TO_SINTS's, as X86 doesn't have
181   // this operation.
182   setOperationAction(ISD::FP_TO_SINT       , MVT::i1   , Promote);
183   setOperationAction(ISD::FP_TO_SINT       , MVT::i8   , Promote);
184
185   if (X86ScalarSSEf32) {
186     setOperationAction(ISD::FP_TO_SINT     , MVT::i16  , Promote);
187     // f32 and f64 cases are Legal, f80 case is not
188     setOperationAction(ISD::FP_TO_SINT     , MVT::i32  , Custom);
189   } else {
190     setOperationAction(ISD::FP_TO_SINT     , MVT::i16  , Custom);
191     setOperationAction(ISD::FP_TO_SINT     , MVT::i32  , Custom);
192   }
193
194   // Handle FP_TO_UINT by promoting the destination to a larger signed
195   // conversion.
196   setOperationAction(ISD::FP_TO_UINT       , MVT::i1   , Promote);
197   setOperationAction(ISD::FP_TO_UINT       , MVT::i8   , Promote);
198   setOperationAction(ISD::FP_TO_UINT       , MVT::i16  , Promote);
199
200   if (Subtarget->is64Bit()) {
201     setOperationAction(ISD::FP_TO_UINT     , MVT::i64  , Expand);
202     setOperationAction(ISD::FP_TO_UINT     , MVT::i32  , Promote);
203   } else if (!UseSoftFloat) {
204     if (X86ScalarSSEf32 && !Subtarget->hasSSE3())
205       // Expand FP_TO_UINT into a select.
206       // FIXME: We would like to use a Custom expander here eventually to do
207       // the optimal thing for SSE vs. the default expansion in the legalizer.
208       setOperationAction(ISD::FP_TO_UINT   , MVT::i32  , Expand);
209     else
210       // With SSE3 we can use fisttpll to convert to a signed i64; without
211       // SSE, we're stuck with a fistpll.
212       setOperationAction(ISD::FP_TO_UINT   , MVT::i32  , Custom);
213   }
214
215   // TODO: when we have SSE, these could be more efficient, by using movd/movq.
216   if (!X86ScalarSSEf64) { 
217     setOperationAction(ISD::BIT_CONVERT      , MVT::f32  , Expand);
218     setOperationAction(ISD::BIT_CONVERT      , MVT::i32  , Expand);
219     if (Subtarget->is64Bit()) {
220       setOperationAction(ISD::BIT_CONVERT    , MVT::f64  , Expand);
221       // Without SSE, i64->f64 goes through memory; i64->MMX is Legal.
222       if (Subtarget->hasMMX() && !DisableMMX)
223         setOperationAction(ISD::BIT_CONVERT    , MVT::i64  , Custom);
224       else 
225         setOperationAction(ISD::BIT_CONVERT    , MVT::i64  , Expand);
226     }
227   }
228
229   // Scalar integer divide and remainder are lowered to use operations that
230   // produce two results, to match the available instructions. This exposes
231   // the two-result form to trivial CSE, which is able to combine x/y and x%y
232   // into a single instruction.
233   //
234   // Scalar integer multiply-high is also lowered to use two-result
235   // operations, to match the available instructions. However, plain multiply
236   // (low) operations are left as Legal, as there are single-result
237   // instructions for this in x86. Using the two-result multiply instructions
238   // when both high and low results are needed must be arranged by dagcombine.
239   setOperationAction(ISD::MULHS           , MVT::i8    , Expand);
240   setOperationAction(ISD::MULHU           , MVT::i8    , Expand);
241   setOperationAction(ISD::SDIV            , MVT::i8    , Expand);
242   setOperationAction(ISD::UDIV            , MVT::i8    , Expand);
243   setOperationAction(ISD::SREM            , MVT::i8    , Expand);
244   setOperationAction(ISD::UREM            , MVT::i8    , Expand);
245   setOperationAction(ISD::MULHS           , MVT::i16   , Expand);
246   setOperationAction(ISD::MULHU           , MVT::i16   , Expand);
247   setOperationAction(ISD::SDIV            , MVT::i16   , Expand);
248   setOperationAction(ISD::UDIV            , MVT::i16   , Expand);
249   setOperationAction(ISD::SREM            , MVT::i16   , Expand);
250   setOperationAction(ISD::UREM            , MVT::i16   , Expand);
251   setOperationAction(ISD::MULHS           , MVT::i32   , Expand);
252   setOperationAction(ISD::MULHU           , MVT::i32   , Expand);
253   setOperationAction(ISD::SDIV            , MVT::i32   , Expand);
254   setOperationAction(ISD::UDIV            , MVT::i32   , Expand);
255   setOperationAction(ISD::SREM            , MVT::i32   , Expand);
256   setOperationAction(ISD::UREM            , MVT::i32   , Expand);
257   setOperationAction(ISD::MULHS           , MVT::i64   , Expand);
258   setOperationAction(ISD::MULHU           , MVT::i64   , Expand);
259   setOperationAction(ISD::SDIV            , MVT::i64   , Expand);
260   setOperationAction(ISD::UDIV            , MVT::i64   , Expand);
261   setOperationAction(ISD::SREM            , MVT::i64   , Expand);
262   setOperationAction(ISD::UREM            , MVT::i64   , Expand);
263
264   setOperationAction(ISD::BR_JT            , MVT::Other, Expand);
265   setOperationAction(ISD::BRCOND           , MVT::Other, Custom);
266   setOperationAction(ISD::BR_CC            , MVT::Other, Expand);
267   setOperationAction(ISD::SELECT_CC        , MVT::Other, Expand);
268   if (Subtarget->is64Bit())
269     setOperationAction(ISD::SIGN_EXTEND_INREG, MVT::i32, Legal);
270   setOperationAction(ISD::SIGN_EXTEND_INREG, MVT::i16  , Legal);
271   setOperationAction(ISD::SIGN_EXTEND_INREG, MVT::i8   , Legal);
272   setOperationAction(ISD::SIGN_EXTEND_INREG, MVT::i1   , Expand);
273   setOperationAction(ISD::FP_ROUND_INREG   , MVT::f32  , Expand);
274   setOperationAction(ISD::FREM             , MVT::f32  , Expand);
275   setOperationAction(ISD::FREM             , MVT::f64  , Expand);
276   setOperationAction(ISD::FREM             , MVT::f80  , Expand);
277   setOperationAction(ISD::FLT_ROUNDS_      , MVT::i32  , Custom);
278
279   setOperationAction(ISD::CTPOP            , MVT::i8   , Expand);
280   setOperationAction(ISD::CTTZ             , MVT::i8   , Custom);
281   setOperationAction(ISD::CTLZ             , MVT::i8   , Custom);
282   setOperationAction(ISD::CTPOP            , MVT::i16  , Expand);
283   setOperationAction(ISD::CTTZ             , MVT::i16  , Custom);
284   setOperationAction(ISD::CTLZ             , MVT::i16  , Custom);
285   setOperationAction(ISD::CTPOP            , MVT::i32  , Expand);
286   setOperationAction(ISD::CTTZ             , MVT::i32  , Custom);
287   setOperationAction(ISD::CTLZ             , MVT::i32  , Custom);
288   if (Subtarget->is64Bit()) {
289     setOperationAction(ISD::CTPOP          , MVT::i64  , Expand);
290     setOperationAction(ISD::CTTZ           , MVT::i64  , Custom);
291     setOperationAction(ISD::CTLZ           , MVT::i64  , Custom);
292   }
293
294   setOperationAction(ISD::READCYCLECOUNTER , MVT::i64  , Custom);
295   setOperationAction(ISD::BSWAP            , MVT::i16  , Expand);
296
297   // These should be promoted to a larger select which is supported.
298   setOperationAction(ISD::SELECT          , MVT::i1   , Promote);
299   // X86 wants to expand cmov itself.
300   setOperationAction(ISD::SELECT          , MVT::i8   , Custom);
301   setOperationAction(ISD::SELECT        , MVT::i16  , Custom);
302   setOperationAction(ISD::SELECT          , MVT::i32  , Custom);
303   setOperationAction(ISD::SELECT          , MVT::f32  , Custom);
304   setOperationAction(ISD::SELECT          , MVT::f64  , Custom);
305   setOperationAction(ISD::SELECT          , MVT::f80  , Custom);
306   setOperationAction(ISD::SETCC           , MVT::i8   , Custom);
307   setOperationAction(ISD::SETCC           , MVT::i16  , Custom);
308   setOperationAction(ISD::SETCC           , MVT::i32  , Custom);
309   setOperationAction(ISD::SETCC           , MVT::f32  , Custom);
310   setOperationAction(ISD::SETCC           , MVT::f64  , Custom);
311   setOperationAction(ISD::SETCC           , MVT::f80  , Custom);
312   if (Subtarget->is64Bit()) {
313     setOperationAction(ISD::SELECT        , MVT::i64  , Custom);
314     setOperationAction(ISD::SETCC         , MVT::i64  , Custom);
315   }
316   setOperationAction(ISD::EH_RETURN       , MVT::Other, Custom);
317
318   // Darwin ABI issue.
319   setOperationAction(ISD::ConstantPool    , MVT::i32  , Custom);
320   setOperationAction(ISD::JumpTable       , MVT::i32  , Custom);
321   setOperationAction(ISD::GlobalAddress   , MVT::i32  , Custom);
322   setOperationAction(ISD::GlobalTLSAddress, MVT::i32  , Custom);
323   if (Subtarget->is64Bit())
324     setOperationAction(ISD::GlobalTLSAddress, MVT::i64, Custom);
325   setOperationAction(ISD::ExternalSymbol  , MVT::i32  , Custom);
326   setOperationAction(ISD::BlockAddress    , MVT::i32  , Custom);
327   if (Subtarget->is64Bit()) {
328     setOperationAction(ISD::ConstantPool  , MVT::i64  , Custom);
329     setOperationAction(ISD::JumpTable     , MVT::i64  , Custom);
330     setOperationAction(ISD::GlobalAddress , MVT::i64  , Custom);
331     setOperationAction(ISD::ExternalSymbol, MVT::i64  , Custom);
332     setOperationAction(ISD::BlockAddress  , MVT::i64  , Custom);
333   }
334   // 64-bit addm sub, shl, sra, srl (iff 32-bit x86)
335   setOperationAction(ISD::SHL_PARTS       , MVT::i32  , Custom);
336   setOperationAction(ISD::SRA_PARTS       , MVT::i32  , Custom);
337   setOperationAction(ISD::SRL_PARTS       , MVT::i32  , Custom);
338   if (Subtarget->is64Bit()) {
339     setOperationAction(ISD::SHL_PARTS     , MVT::i64  , Custom);
340     setOperationAction(ISD::SRA_PARTS     , MVT::i64  , Custom);
341     setOperationAction(ISD::SRL_PARTS     , MVT::i64  , Custom);
342   }
343
344   if (Subtarget->hasSSE1())
345     setOperationAction(ISD::PREFETCH      , MVT::Other, Legal);
346
347   // We may not have a libcall for MEMBARRIER so we should lower this.
348   setOperationAction(ISD::MEMBARRIER    , MVT::Other, Custom);
349   
350   // On X86 and X86-64, atomic operations are lowered to locked instructions.
351   // Locked instructions, in turn, have implicit fence semantics (all memory
352   // operations are flushed before issuing the locked instruction, and they
353   // are not buffered), so we can fold away the common pattern of
354   // fence-atomic-fence.
355   setShouldFoldAtomicFences(true);
356
357   // Expand certain atomics
358   setOperationAction(ISD::ATOMIC_CMP_SWAP, MVT::i8, Custom);
359   setOperationAction(ISD::ATOMIC_CMP_SWAP, MVT::i16, Custom);
360   setOperationAction(ISD::ATOMIC_CMP_SWAP, MVT::i32, Custom);
361   setOperationAction(ISD::ATOMIC_CMP_SWAP, MVT::i64, Custom);
362
363   setOperationAction(ISD::ATOMIC_LOAD_SUB, MVT::i8, Custom);
364   setOperationAction(ISD::ATOMIC_LOAD_SUB, MVT::i16, Custom);
365   setOperationAction(ISD::ATOMIC_LOAD_SUB, MVT::i32, Custom);
366   setOperationAction(ISD::ATOMIC_LOAD_SUB, MVT::i64, Custom);
367
368   if (!Subtarget->is64Bit()) {
369     setOperationAction(ISD::ATOMIC_LOAD_ADD, MVT::i64, Custom);
370     setOperationAction(ISD::ATOMIC_LOAD_SUB, MVT::i64, Custom);
371     setOperationAction(ISD::ATOMIC_LOAD_AND, MVT::i64, Custom);
372     setOperationAction(ISD::ATOMIC_LOAD_OR, MVT::i64, Custom);
373     setOperationAction(ISD::ATOMIC_LOAD_XOR, MVT::i64, Custom);
374     setOperationAction(ISD::ATOMIC_LOAD_NAND, MVT::i64, Custom);
375     setOperationAction(ISD::ATOMIC_SWAP, MVT::i64, Custom);
376   }
377
378   // FIXME - use subtarget debug flags
379   if (!Subtarget->isTargetDarwin() &&
380       !Subtarget->isTargetELF() &&
381       !Subtarget->isTargetCygMing()) {
382     setOperationAction(ISD::EH_LABEL, MVT::Other, Expand);
383   }
384
385   setOperationAction(ISD::EXCEPTIONADDR, MVT::i64, Expand);
386   setOperationAction(ISD::EHSELECTION,   MVT::i64, Expand);
387   setOperationAction(ISD::EXCEPTIONADDR, MVT::i32, Expand);
388   setOperationAction(ISD::EHSELECTION,   MVT::i32, Expand);
389   if (Subtarget->is64Bit()) {
390     setExceptionPointerRegister(X86::RAX);
391     setExceptionSelectorRegister(X86::RDX);
392   } else {
393     setExceptionPointerRegister(X86::EAX);
394     setExceptionSelectorRegister(X86::EDX);
395   }
396   setOperationAction(ISD::FRAME_TO_ARGS_OFFSET, MVT::i32, Custom);
397   setOperationAction(ISD::FRAME_TO_ARGS_OFFSET, MVT::i64, Custom);
398
399   setOperationAction(ISD::TRAMPOLINE, MVT::Other, Custom);
400
401   setOperationAction(ISD::TRAP, MVT::Other, Legal);
402
403   // VASTART needs to be custom lowered to use the VarArgsFrameIndex
404   setOperationAction(ISD::VASTART           , MVT::Other, Custom);
405   setOperationAction(ISD::VAEND             , MVT::Other, Expand);
406   if (Subtarget->is64Bit()) {
407     setOperationAction(ISD::VAARG           , MVT::Other, Custom);
408     setOperationAction(ISD::VACOPY          , MVT::Other, Custom);
409   } else {
410     setOperationAction(ISD::VAARG           , MVT::Other, Expand);
411     setOperationAction(ISD::VACOPY          , MVT::Other, Expand);
412   }
413
414   setOperationAction(ISD::STACKSAVE,          MVT::Other, Expand);
415   setOperationAction(ISD::STACKRESTORE,       MVT::Other, Expand);
416   if (Subtarget->is64Bit())
417     setOperationAction(ISD::DYNAMIC_STACKALLOC, MVT::i64, Expand);
418   if (Subtarget->isTargetCygMing())
419     setOperationAction(ISD::DYNAMIC_STACKALLOC, MVT::i32, Custom);
420   else
421     setOperationAction(ISD::DYNAMIC_STACKALLOC, MVT::i32, Expand);
422
423   if (!UseSoftFloat && X86ScalarSSEf64) {
424     // f32 and f64 use SSE.
425     // Set up the FP register classes.
426     addRegisterClass(MVT::f32, X86::FR32RegisterClass);
427     addRegisterClass(MVT::f64, X86::FR64RegisterClass);
428
429     // Use ANDPD to simulate FABS.
430     setOperationAction(ISD::FABS , MVT::f64, Custom);
431     setOperationAction(ISD::FABS , MVT::f32, Custom);
432
433     // Use XORP to simulate FNEG.
434     setOperationAction(ISD::FNEG , MVT::f64, Custom);
435     setOperationAction(ISD::FNEG , MVT::f32, Custom);
436
437     // Use ANDPD and ORPD to simulate FCOPYSIGN.
438     setOperationAction(ISD::FCOPYSIGN, MVT::f64, Custom);
439     setOperationAction(ISD::FCOPYSIGN, MVT::f32, Custom);
440
441     // We don't support sin/cos/fmod
442     setOperationAction(ISD::FSIN , MVT::f64, Expand);
443     setOperationAction(ISD::FCOS , MVT::f64, Expand);
444     setOperationAction(ISD::FSIN , MVT::f32, Expand);
445     setOperationAction(ISD::FCOS , MVT::f32, Expand);
446
447     // Expand FP immediates into loads from the stack, except for the special
448     // cases we handle.
449     addLegalFPImmediate(APFloat(+0.0)); // xorpd
450     addLegalFPImmediate(APFloat(+0.0f)); // xorps
451   } else if (!UseSoftFloat && X86ScalarSSEf32) {
452     // Use SSE for f32, x87 for f64.
453     // Set up the FP register classes.
454     addRegisterClass(MVT::f32, X86::FR32RegisterClass);
455     addRegisterClass(MVT::f64, X86::RFP64RegisterClass);
456
457     // Use ANDPS to simulate FABS.
458     setOperationAction(ISD::FABS , MVT::f32, Custom);
459
460     // Use XORP to simulate FNEG.
461     setOperationAction(ISD::FNEG , MVT::f32, Custom);
462
463     setOperationAction(ISD::UNDEF,     MVT::f64, Expand);
464
465     // Use ANDPS and ORPS to simulate FCOPYSIGN.
466     setOperationAction(ISD::FCOPYSIGN, MVT::f64, Expand);
467     setOperationAction(ISD::FCOPYSIGN, MVT::f32, Custom);
468
469     // We don't support sin/cos/fmod
470     setOperationAction(ISD::FSIN , MVT::f32, Expand);
471     setOperationAction(ISD::FCOS , MVT::f32, Expand);
472
473     // Special cases we handle for FP constants.
474     addLegalFPImmediate(APFloat(+0.0f)); // xorps
475     addLegalFPImmediate(APFloat(+0.0)); // FLD0
476     addLegalFPImmediate(APFloat(+1.0)); // FLD1
477     addLegalFPImmediate(APFloat(-0.0)); // FLD0/FCHS
478     addLegalFPImmediate(APFloat(-1.0)); // FLD1/FCHS
479
480     if (!UnsafeFPMath) {
481       setOperationAction(ISD::FSIN           , MVT::f64  , Expand);
482       setOperationAction(ISD::FCOS           , MVT::f64  , Expand);
483     }
484   } else if (!UseSoftFloat) {
485     // f32 and f64 in x87.
486     // Set up the FP register classes.
487     addRegisterClass(MVT::f64, X86::RFP64RegisterClass);
488     addRegisterClass(MVT::f32, X86::RFP32RegisterClass);
489
490     setOperationAction(ISD::UNDEF,     MVT::f64, Expand);
491     setOperationAction(ISD::UNDEF,     MVT::f32, Expand);
492     setOperationAction(ISD::FCOPYSIGN, MVT::f64, Expand);
493     setOperationAction(ISD::FCOPYSIGN, MVT::f32, Expand);
494
495     if (!UnsafeFPMath) {
496       setOperationAction(ISD::FSIN           , MVT::f64  , Expand);
497       setOperationAction(ISD::FCOS           , MVT::f64  , Expand);
498     }
499     addLegalFPImmediate(APFloat(+0.0)); // FLD0
500     addLegalFPImmediate(APFloat(+1.0)); // FLD1
501     addLegalFPImmediate(APFloat(-0.0)); // FLD0/FCHS
502     addLegalFPImmediate(APFloat(-1.0)); // FLD1/FCHS
503     addLegalFPImmediate(APFloat(+0.0f)); // FLD0
504     addLegalFPImmediate(APFloat(+1.0f)); // FLD1
505     addLegalFPImmediate(APFloat(-0.0f)); // FLD0/FCHS
506     addLegalFPImmediate(APFloat(-1.0f)); // FLD1/FCHS
507   }
508
509   // Long double always uses X87.
510   if (!UseSoftFloat) {
511     addRegisterClass(MVT::f80, X86::RFP80RegisterClass);
512     setOperationAction(ISD::UNDEF,     MVT::f80, Expand);
513     setOperationAction(ISD::FCOPYSIGN, MVT::f80, Expand);
514     {
515       bool ignored;
516       APFloat TmpFlt(+0.0);
517       TmpFlt.convert(APFloat::x87DoubleExtended, APFloat::rmNearestTiesToEven,
518                      &ignored);
519       addLegalFPImmediate(TmpFlt);  // FLD0
520       TmpFlt.changeSign();
521       addLegalFPImmediate(TmpFlt);  // FLD0/FCHS
522       APFloat TmpFlt2(+1.0);
523       TmpFlt2.convert(APFloat::x87DoubleExtended, APFloat::rmNearestTiesToEven,
524                       &ignored);
525       addLegalFPImmediate(TmpFlt2);  // FLD1
526       TmpFlt2.changeSign();
527       addLegalFPImmediate(TmpFlt2);  // FLD1/FCHS
528     }
529
530     if (!UnsafeFPMath) {
531       setOperationAction(ISD::FSIN           , MVT::f80  , Expand);
532       setOperationAction(ISD::FCOS           , MVT::f80  , Expand);
533     }
534   }
535
536   // Always use a library call for pow.
537   setOperationAction(ISD::FPOW             , MVT::f32  , Expand);
538   setOperationAction(ISD::FPOW             , MVT::f64  , Expand);
539   setOperationAction(ISD::FPOW             , MVT::f80  , Expand);
540
541   setOperationAction(ISD::FLOG, MVT::f80, Expand);
542   setOperationAction(ISD::FLOG2, MVT::f80, Expand);
543   setOperationAction(ISD::FLOG10, MVT::f80, Expand);
544   setOperationAction(ISD::FEXP, MVT::f80, Expand);
545   setOperationAction(ISD::FEXP2, MVT::f80, Expand);
546
547   // First set operation action for all vector types to either promote
548   // (for widening) or expand (for scalarization). Then we will selectively
549   // turn on ones that can be effectively codegen'd.
550   for (unsigned VT = (unsigned)MVT::FIRST_VECTOR_VALUETYPE;
551        VT <= (unsigned)MVT::LAST_VECTOR_VALUETYPE; ++VT) {
552     setOperationAction(ISD::ADD , (MVT::SimpleValueType)VT, Expand);
553     setOperationAction(ISD::SUB , (MVT::SimpleValueType)VT, Expand);
554     setOperationAction(ISD::FADD, (MVT::SimpleValueType)VT, Expand);
555     setOperationAction(ISD::FNEG, (MVT::SimpleValueType)VT, Expand);
556     setOperationAction(ISD::FSUB, (MVT::SimpleValueType)VT, Expand);
557     setOperationAction(ISD::MUL , (MVT::SimpleValueType)VT, Expand);
558     setOperationAction(ISD::FMUL, (MVT::SimpleValueType)VT, Expand);
559     setOperationAction(ISD::SDIV, (MVT::SimpleValueType)VT, Expand);
560     setOperationAction(ISD::UDIV, (MVT::SimpleValueType)VT, Expand);
561     setOperationAction(ISD::FDIV, (MVT::SimpleValueType)VT, Expand);
562     setOperationAction(ISD::SREM, (MVT::SimpleValueType)VT, Expand);
563     setOperationAction(ISD::UREM, (MVT::SimpleValueType)VT, Expand);
564     setOperationAction(ISD::LOAD, (MVT::SimpleValueType)VT, Expand);
565     setOperationAction(ISD::VECTOR_SHUFFLE, (MVT::SimpleValueType)VT, Expand);
566     setOperationAction(ISD::EXTRACT_VECTOR_ELT,(MVT::SimpleValueType)VT,Expand);
567     setOperationAction(ISD::EXTRACT_SUBVECTOR,(MVT::SimpleValueType)VT,Expand);
568     setOperationAction(ISD::INSERT_VECTOR_ELT,(MVT::SimpleValueType)VT, Expand);
569     setOperationAction(ISD::FABS, (MVT::SimpleValueType)VT, Expand);
570     setOperationAction(ISD::FSIN, (MVT::SimpleValueType)VT, Expand);
571     setOperationAction(ISD::FCOS, (MVT::SimpleValueType)VT, Expand);
572     setOperationAction(ISD::FREM, (MVT::SimpleValueType)VT, Expand);
573     setOperationAction(ISD::FPOWI, (MVT::SimpleValueType)VT, Expand);
574     setOperationAction(ISD::FSQRT, (MVT::SimpleValueType)VT, Expand);
575     setOperationAction(ISD::FCOPYSIGN, (MVT::SimpleValueType)VT, Expand);
576     setOperationAction(ISD::SMUL_LOHI, (MVT::SimpleValueType)VT, Expand);
577     setOperationAction(ISD::UMUL_LOHI, (MVT::SimpleValueType)VT, Expand);
578     setOperationAction(ISD::SDIVREM, (MVT::SimpleValueType)VT, Expand);
579     setOperationAction(ISD::UDIVREM, (MVT::SimpleValueType)VT, Expand);
580     setOperationAction(ISD::FPOW, (MVT::SimpleValueType)VT, Expand);
581     setOperationAction(ISD::CTPOP, (MVT::SimpleValueType)VT, Expand);
582     setOperationAction(ISD::CTTZ, (MVT::SimpleValueType)VT, Expand);
583     setOperationAction(ISD::CTLZ, (MVT::SimpleValueType)VT, Expand);
584     setOperationAction(ISD::SHL, (MVT::SimpleValueType)VT, Expand);
585     setOperationAction(ISD::SRA, (MVT::SimpleValueType)VT, Expand);
586     setOperationAction(ISD::SRL, (MVT::SimpleValueType)VT, Expand);
587     setOperationAction(ISD::ROTL, (MVT::SimpleValueType)VT, Expand);
588     setOperationAction(ISD::ROTR, (MVT::SimpleValueType)VT, Expand);
589     setOperationAction(ISD::BSWAP, (MVT::SimpleValueType)VT, Expand);
590     setOperationAction(ISD::VSETCC, (MVT::SimpleValueType)VT, Expand);
591     setOperationAction(ISD::FLOG, (MVT::SimpleValueType)VT, Expand);
592     setOperationAction(ISD::FLOG2, (MVT::SimpleValueType)VT, Expand);
593     setOperationAction(ISD::FLOG10, (MVT::SimpleValueType)VT, Expand);
594     setOperationAction(ISD::FEXP, (MVT::SimpleValueType)VT, Expand);
595     setOperationAction(ISD::FEXP2, (MVT::SimpleValueType)VT, Expand);
596     setOperationAction(ISD::FP_TO_UINT, (MVT::SimpleValueType)VT, Expand);
597     setOperationAction(ISD::FP_TO_SINT, (MVT::SimpleValueType)VT, Expand);
598     setOperationAction(ISD::UINT_TO_FP, (MVT::SimpleValueType)VT, Expand);
599     setOperationAction(ISD::SINT_TO_FP, (MVT::SimpleValueType)VT, Expand);
600     setOperationAction(ISD::SIGN_EXTEND_INREG, (MVT::SimpleValueType)VT,Expand);
601     setOperationAction(ISD::TRUNCATE,  (MVT::SimpleValueType)VT, Expand);
602     setOperationAction(ISD::SIGN_EXTEND,  (MVT::SimpleValueType)VT, Expand);
603     setOperationAction(ISD::ZERO_EXTEND,  (MVT::SimpleValueType)VT, Expand);
604     setOperationAction(ISD::ANY_EXTEND,  (MVT::SimpleValueType)VT, Expand);
605     for (unsigned InnerVT = (unsigned)MVT::FIRST_VECTOR_VALUETYPE;
606          InnerVT <= (unsigned)MVT::LAST_VECTOR_VALUETYPE; ++InnerVT)
607       setTruncStoreAction((MVT::SimpleValueType)VT,
608                           (MVT::SimpleValueType)InnerVT, Expand);
609     setLoadExtAction(ISD::SEXTLOAD, (MVT::SimpleValueType)VT, Expand);
610     setLoadExtAction(ISD::ZEXTLOAD, (MVT::SimpleValueType)VT, Expand);
611     setLoadExtAction(ISD::EXTLOAD, (MVT::SimpleValueType)VT, Expand);
612   }
613
614   // FIXME: In order to prevent SSE instructions being expanded to MMX ones
615   // with -msoft-float, disable use of MMX as well.
616   if (!UseSoftFloat && !DisableMMX && Subtarget->hasMMX()) {
617     addRegisterClass(MVT::x86mmx, X86::VR64RegisterClass, false);
618
619     // FIXME: Remove the rest of this stuff.
620     addRegisterClass(MVT::v8i8,  X86::VR64RegisterClass, false);
621     addRegisterClass(MVT::v4i16, X86::VR64RegisterClass, false);
622     addRegisterClass(MVT::v2i32, X86::VR64RegisterClass, false);
623     
624     addRegisterClass(MVT::v1i64, X86::VR64RegisterClass, false);
625
626     setOperationAction(ISD::ADD,                MVT::v8i8,  Legal);
627     setOperationAction(ISD::ADD,                MVT::v4i16, Legal);
628     setOperationAction(ISD::ADD,                MVT::v2i32, Legal);
629     setOperationAction(ISD::ADD,                MVT::v1i64, Legal);
630
631     setOperationAction(ISD::SUB,                MVT::v8i8,  Legal);
632     setOperationAction(ISD::SUB,                MVT::v4i16, Legal);
633     setOperationAction(ISD::SUB,                MVT::v2i32, Legal);
634     setOperationAction(ISD::SUB,                MVT::v1i64, Legal);
635
636     setOperationAction(ISD::MULHS,              MVT::v4i16, Legal);
637     setOperationAction(ISD::MUL,                MVT::v4i16, Legal);
638
639     setOperationAction(ISD::AND,                MVT::v8i8,  Promote);
640     AddPromotedToType (ISD::AND,                MVT::v8i8,  MVT::v1i64);
641     setOperationAction(ISD::AND,                MVT::v4i16, Promote);
642     AddPromotedToType (ISD::AND,                MVT::v4i16, MVT::v1i64);
643     setOperationAction(ISD::AND,                MVT::v2i32, Promote);
644     AddPromotedToType (ISD::AND,                MVT::v2i32, MVT::v1i64);
645     setOperationAction(ISD::AND,                MVT::v1i64, Legal);
646
647     setOperationAction(ISD::OR,                 MVT::v8i8,  Promote);
648     AddPromotedToType (ISD::OR,                 MVT::v8i8,  MVT::v1i64);
649     setOperationAction(ISD::OR,                 MVT::v4i16, Promote);
650     AddPromotedToType (ISD::OR,                 MVT::v4i16, MVT::v1i64);
651     setOperationAction(ISD::OR,                 MVT::v2i32, Promote);
652     AddPromotedToType (ISD::OR,                 MVT::v2i32, MVT::v1i64);
653     setOperationAction(ISD::OR,                 MVT::v1i64, Legal);
654
655     setOperationAction(ISD::XOR,                MVT::v8i8,  Promote);
656     AddPromotedToType (ISD::XOR,                MVT::v8i8,  MVT::v1i64);
657     setOperationAction(ISD::XOR,                MVT::v4i16, Promote);
658     AddPromotedToType (ISD::XOR,                MVT::v4i16, MVT::v1i64);
659     setOperationAction(ISD::XOR,                MVT::v2i32, Promote);
660     AddPromotedToType (ISD::XOR,                MVT::v2i32, MVT::v1i64);
661     setOperationAction(ISD::XOR,                MVT::v1i64, Legal);
662
663     setOperationAction(ISD::LOAD,               MVT::v8i8,  Promote);
664     AddPromotedToType (ISD::LOAD,               MVT::v8i8,  MVT::v1i64);
665     setOperationAction(ISD::LOAD,               MVT::v4i16, Promote);
666     AddPromotedToType (ISD::LOAD,               MVT::v4i16, MVT::v1i64);
667     setOperationAction(ISD::LOAD,               MVT::v2i32, Promote);
668     AddPromotedToType (ISD::LOAD,               MVT::v2i32, MVT::v1i64);
669     setOperationAction(ISD::LOAD,               MVT::v1i64, Legal);
670
671     setOperationAction(ISD::BUILD_VECTOR,       MVT::v8i8,  Custom);
672     setOperationAction(ISD::BUILD_VECTOR,       MVT::v4i16, Custom);
673     setOperationAction(ISD::BUILD_VECTOR,       MVT::v2i32, Custom);
674     setOperationAction(ISD::BUILD_VECTOR,       MVT::v1i64, Custom);
675
676     setOperationAction(ISD::VECTOR_SHUFFLE,     MVT::v8i8,  Custom);
677     setOperationAction(ISD::VECTOR_SHUFFLE,     MVT::v4i16, Custom);
678     setOperationAction(ISD::VECTOR_SHUFFLE,     MVT::v2i32, Custom);
679     setOperationAction(ISD::VECTOR_SHUFFLE,     MVT::v1i64, Custom);
680
681     setOperationAction(ISD::SCALAR_TO_VECTOR,   MVT::v8i8,  Custom);
682     setOperationAction(ISD::SCALAR_TO_VECTOR,   MVT::v4i16, Custom);
683     setOperationAction(ISD::SCALAR_TO_VECTOR,   MVT::v1i64, Custom);
684
685     setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v4i16, Custom);
686
687     setOperationAction(ISD::SELECT,             MVT::v8i8, Promote);
688     setOperationAction(ISD::SELECT,             MVT::v4i16, Promote);
689     setOperationAction(ISD::SELECT,             MVT::v2i32, Promote);
690     setOperationAction(ISD::SELECT,             MVT::v1i64, Custom);
691     setOperationAction(ISD::VSETCC,             MVT::v8i8, Custom);
692     setOperationAction(ISD::VSETCC,             MVT::v4i16, Custom);
693     setOperationAction(ISD::VSETCC,             MVT::v2i32, Custom);
694
695     if (!X86ScalarSSEf64 && Subtarget->is64Bit()) {
696       setOperationAction(ISD::BIT_CONVERT,        MVT::v8i8,  Custom);
697       setOperationAction(ISD::BIT_CONVERT,        MVT::v4i16, Custom);
698       setOperationAction(ISD::BIT_CONVERT,        MVT::v2i32, Custom);
699       setOperationAction(ISD::BIT_CONVERT,        MVT::v1i64, Custom);
700     }
701   }
702
703   if (!UseSoftFloat && Subtarget->hasSSE1()) {
704     addRegisterClass(MVT::v4f32, X86::VR128RegisterClass);
705
706     setOperationAction(ISD::FADD,               MVT::v4f32, Legal);
707     setOperationAction(ISD::FSUB,               MVT::v4f32, Legal);
708     setOperationAction(ISD::FMUL,               MVT::v4f32, Legal);
709     setOperationAction(ISD::FDIV,               MVT::v4f32, Legal);
710     setOperationAction(ISD::FSQRT,              MVT::v4f32, Legal);
711     setOperationAction(ISD::FNEG,               MVT::v4f32, Custom);
712     setOperationAction(ISD::LOAD,               MVT::v4f32, Legal);
713     setOperationAction(ISD::BUILD_VECTOR,       MVT::v4f32, Custom);
714     setOperationAction(ISD::VECTOR_SHUFFLE,     MVT::v4f32, Custom);
715     setOperationAction(ISD::EXTRACT_VECTOR_ELT, MVT::v4f32, Custom);
716     setOperationAction(ISD::SELECT,             MVT::v4f32, Custom);
717     setOperationAction(ISD::VSETCC,             MVT::v4f32, Custom);
718   }
719
720   if (!UseSoftFloat && Subtarget->hasSSE2()) {
721     addRegisterClass(MVT::v2f64, X86::VR128RegisterClass);
722
723     // FIXME: Unfortunately -soft-float and -no-implicit-float means XMM
724     // registers cannot be used even for integer operations.
725     addRegisterClass(MVT::v16i8, X86::VR128RegisterClass);
726     addRegisterClass(MVT::v8i16, X86::VR128RegisterClass);
727     addRegisterClass(MVT::v4i32, X86::VR128RegisterClass);
728     addRegisterClass(MVT::v2i64, X86::VR128RegisterClass);
729
730     setOperationAction(ISD::ADD,                MVT::v16i8, Legal);
731     setOperationAction(ISD::ADD,                MVT::v8i16, Legal);
732     setOperationAction(ISD::ADD,                MVT::v4i32, Legal);
733     setOperationAction(ISD::ADD,                MVT::v2i64, Legal);
734     setOperationAction(ISD::MUL,                MVT::v2i64, Custom);
735     setOperationAction(ISD::SUB,                MVT::v16i8, Legal);
736     setOperationAction(ISD::SUB,                MVT::v8i16, Legal);
737     setOperationAction(ISD::SUB,                MVT::v4i32, Legal);
738     setOperationAction(ISD::SUB,                MVT::v2i64, Legal);
739     setOperationAction(ISD::MUL,                MVT::v8i16, Legal);
740     setOperationAction(ISD::FADD,               MVT::v2f64, Legal);
741     setOperationAction(ISD::FSUB,               MVT::v2f64, Legal);
742     setOperationAction(ISD::FMUL,               MVT::v2f64, Legal);
743     setOperationAction(ISD::FDIV,               MVT::v2f64, Legal);
744     setOperationAction(ISD::FSQRT,              MVT::v2f64, Legal);
745     setOperationAction(ISD::FNEG,               MVT::v2f64, Custom);
746
747     setOperationAction(ISD::VSETCC,             MVT::v2f64, Custom);
748     setOperationAction(ISD::VSETCC,             MVT::v16i8, Custom);
749     setOperationAction(ISD::VSETCC,             MVT::v8i16, Custom);
750     setOperationAction(ISD::VSETCC,             MVT::v4i32, Custom);
751
752     setOperationAction(ISD::SCALAR_TO_VECTOR,   MVT::v16i8, Custom);
753     setOperationAction(ISD::SCALAR_TO_VECTOR,   MVT::v8i16, Custom);
754     setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v8i16, Custom);
755     setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v4i32, Custom);
756     setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v4f32, Custom);
757
758     setOperationAction(ISD::CONCAT_VECTORS,     MVT::v2f64, Custom);
759     setOperationAction(ISD::CONCAT_VECTORS,     MVT::v2i64, Custom);
760     setOperationAction(ISD::CONCAT_VECTORS,     MVT::v16i8, Custom);
761     setOperationAction(ISD::CONCAT_VECTORS,     MVT::v8i16, Custom);
762     setOperationAction(ISD::CONCAT_VECTORS,     MVT::v4i32, Custom);
763
764     // Custom lower build_vector, vector_shuffle, and extract_vector_elt.
765     for (unsigned i = (unsigned)MVT::v16i8; i != (unsigned)MVT::v2i64; ++i) {
766       EVT VT = (MVT::SimpleValueType)i;
767       // Do not attempt to custom lower non-power-of-2 vectors
768       if (!isPowerOf2_32(VT.getVectorNumElements()))
769         continue;
770       // Do not attempt to custom lower non-128-bit vectors
771       if (!VT.is128BitVector())
772         continue;
773       setOperationAction(ISD::BUILD_VECTOR,
774                          VT.getSimpleVT().SimpleTy, Custom);
775       setOperationAction(ISD::VECTOR_SHUFFLE,
776                          VT.getSimpleVT().SimpleTy, Custom);
777       setOperationAction(ISD::EXTRACT_VECTOR_ELT,
778                          VT.getSimpleVT().SimpleTy, Custom);
779     }
780
781     setOperationAction(ISD::BUILD_VECTOR,       MVT::v2f64, Custom);
782     setOperationAction(ISD::BUILD_VECTOR,       MVT::v2i64, Custom);
783     setOperationAction(ISD::VECTOR_SHUFFLE,     MVT::v2f64, Custom);
784     setOperationAction(ISD::VECTOR_SHUFFLE,     MVT::v2i64, Custom);
785     setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v2f64, Custom);
786     setOperationAction(ISD::EXTRACT_VECTOR_ELT, MVT::v2f64, Custom);
787
788     if (Subtarget->is64Bit()) {
789       setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v2i64, Custom);
790       setOperationAction(ISD::EXTRACT_VECTOR_ELT, MVT::v2i64, Custom);
791     }
792
793     // Promote v16i8, v8i16, v4i32 load, select, and, or, xor to v2i64.
794     for (unsigned i = (unsigned)MVT::v16i8; i != (unsigned)MVT::v2i64; i++) {
795       MVT::SimpleValueType SVT = (MVT::SimpleValueType)i;
796       EVT VT = SVT;
797
798       // Do not attempt to promote non-128-bit vectors
799       if (!VT.is128BitVector())
800         continue;
801       
802       setOperationAction(ISD::AND,    SVT, Promote);
803       AddPromotedToType (ISD::AND,    SVT, MVT::v2i64);
804       setOperationAction(ISD::OR,     SVT, Promote);
805       AddPromotedToType (ISD::OR,     SVT, MVT::v2i64);
806       setOperationAction(ISD::XOR,    SVT, Promote);
807       AddPromotedToType (ISD::XOR,    SVT, MVT::v2i64);
808       setOperationAction(ISD::LOAD,   SVT, Promote);
809       AddPromotedToType (ISD::LOAD,   SVT, MVT::v2i64);
810       setOperationAction(ISD::SELECT, SVT, Promote);
811       AddPromotedToType (ISD::SELECT, SVT, MVT::v2i64);
812     }
813
814     setTruncStoreAction(MVT::f64, MVT::f32, Expand);
815
816     // Custom lower v2i64 and v2f64 selects.
817     setOperationAction(ISD::LOAD,               MVT::v2f64, Legal);
818     setOperationAction(ISD::LOAD,               MVT::v2i64, Legal);
819     setOperationAction(ISD::SELECT,             MVT::v2f64, Custom);
820     setOperationAction(ISD::SELECT,             MVT::v2i64, Custom);
821
822     setOperationAction(ISD::FP_TO_SINT,         MVT::v4i32, Legal);
823     setOperationAction(ISD::SINT_TO_FP,         MVT::v4i32, Legal);
824     if (!DisableMMX && Subtarget->hasMMX()) {
825       setOperationAction(ISD::FP_TO_SINT,         MVT::v2i32, Custom);
826       setOperationAction(ISD::SINT_TO_FP,         MVT::v2i32, Custom);
827     }
828   }
829
830   if (Subtarget->hasSSE41()) {
831     setOperationAction(ISD::FFLOOR,             MVT::f32,   Legal);
832     setOperationAction(ISD::FCEIL,              MVT::f32,   Legal);
833     setOperationAction(ISD::FTRUNC,             MVT::f32,   Legal);
834     setOperationAction(ISD::FRINT,              MVT::f32,   Legal);
835     setOperationAction(ISD::FNEARBYINT,         MVT::f32,   Legal);
836     setOperationAction(ISD::FFLOOR,             MVT::f64,   Legal);
837     setOperationAction(ISD::FCEIL,              MVT::f64,   Legal);
838     setOperationAction(ISD::FTRUNC,             MVT::f64,   Legal);
839     setOperationAction(ISD::FRINT,              MVT::f64,   Legal);
840     setOperationAction(ISD::FNEARBYINT,         MVT::f64,   Legal);
841
842     // FIXME: Do we need to handle scalar-to-vector here?
843     setOperationAction(ISD::MUL,                MVT::v4i32, Legal);
844
845     // Can turn SHL into an integer multiply.
846     setOperationAction(ISD::SHL,                MVT::v4i32, Custom);
847     setOperationAction(ISD::SHL,                MVT::v16i8, Custom);
848
849     // i8 and i16 vectors are custom , because the source register and source
850     // source memory operand types are not the same width.  f32 vectors are
851     // custom since the immediate controlling the insert encodes additional
852     // information.
853     setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v16i8, Custom);
854     setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v8i16, Custom);
855     setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v4i32, Custom);
856     setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v4f32, Custom);
857
858     setOperationAction(ISD::EXTRACT_VECTOR_ELT, MVT::v16i8, Custom);
859     setOperationAction(ISD::EXTRACT_VECTOR_ELT, MVT::v8i16, Custom);
860     setOperationAction(ISD::EXTRACT_VECTOR_ELT, MVT::v4i32, Custom);
861     setOperationAction(ISD::EXTRACT_VECTOR_ELT, MVT::v4f32, Custom);
862
863     if (Subtarget->is64Bit()) {
864       setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v2i64, Legal);
865       setOperationAction(ISD::EXTRACT_VECTOR_ELT, MVT::v2i64, Legal);
866     }
867   }
868
869   if (Subtarget->hasSSE42()) {
870     setOperationAction(ISD::VSETCC,             MVT::v2i64, Custom);
871   }
872
873   if (!UseSoftFloat && Subtarget->hasAVX()) {
874     addRegisterClass(MVT::v8f32, X86::VR256RegisterClass);
875     addRegisterClass(MVT::v4f64, X86::VR256RegisterClass);
876     addRegisterClass(MVT::v8i32, X86::VR256RegisterClass);
877     addRegisterClass(MVT::v4i64, X86::VR256RegisterClass);
878     addRegisterClass(MVT::v32i8, X86::VR256RegisterClass);
879
880     setOperationAction(ISD::LOAD,               MVT::v8f32, Legal);
881     setOperationAction(ISD::LOAD,               MVT::v8i32, Legal);
882     setOperationAction(ISD::LOAD,               MVT::v4f64, Legal);
883     setOperationAction(ISD::LOAD,               MVT::v4i64, Legal);
884     setOperationAction(ISD::FADD,               MVT::v8f32, Legal);
885     setOperationAction(ISD::FSUB,               MVT::v8f32, Legal);
886     setOperationAction(ISD::FMUL,               MVT::v8f32, Legal);
887     setOperationAction(ISD::FDIV,               MVT::v8f32, Legal);
888     setOperationAction(ISD::FSQRT,              MVT::v8f32, Legal);
889     setOperationAction(ISD::FNEG,               MVT::v8f32, Custom);
890     setOperationAction(ISD::BUILD_VECTOR,       MVT::v8f32, Custom);
891     //setOperationAction(ISD::VECTOR_SHUFFLE,     MVT::v8f32, Custom);
892     //setOperationAction(ISD::EXTRACT_VECTOR_ELT, MVT::v8f32, Custom);
893     //setOperationAction(ISD::SELECT,             MVT::v8f32, Custom);
894     //setOperationAction(ISD::VSETCC,             MVT::v8f32, Custom);
895
896     // Operations to consider commented out -v16i16 v32i8
897     //setOperationAction(ISD::ADD,                MVT::v16i16, Legal);
898     setOperationAction(ISD::ADD,                MVT::v8i32, Custom);
899     setOperationAction(ISD::ADD,                MVT::v4i64, Custom);
900     //setOperationAction(ISD::SUB,                MVT::v32i8, Legal);
901     //setOperationAction(ISD::SUB,                MVT::v16i16, Legal);
902     setOperationAction(ISD::SUB,                MVT::v8i32, Custom);
903     setOperationAction(ISD::SUB,                MVT::v4i64, Custom);
904     //setOperationAction(ISD::MUL,                MVT::v16i16, Legal);
905     setOperationAction(ISD::FADD,               MVT::v4f64, Legal);
906     setOperationAction(ISD::FSUB,               MVT::v4f64, Legal);
907     setOperationAction(ISD::FMUL,               MVT::v4f64, Legal);
908     setOperationAction(ISD::FDIV,               MVT::v4f64, Legal);
909     setOperationAction(ISD::FSQRT,              MVT::v4f64, Legal);
910     setOperationAction(ISD::FNEG,               MVT::v4f64, Custom);
911
912     setOperationAction(ISD::VSETCC,             MVT::v4f64, Custom);
913     // setOperationAction(ISD::VSETCC,             MVT::v32i8, Custom);
914     // setOperationAction(ISD::VSETCC,             MVT::v16i16, Custom);
915     setOperationAction(ISD::VSETCC,             MVT::v8i32, Custom);
916
917     // setOperationAction(ISD::SCALAR_TO_VECTOR,   MVT::v32i8, Custom);
918     // setOperationAction(ISD::SCALAR_TO_VECTOR,   MVT::v16i16, Custom);
919     // setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v16i16, Custom);
920     setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v8i32, Custom);
921     setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v8f32, Custom);
922
923     setOperationAction(ISD::BUILD_VECTOR,       MVT::v4f64, Custom);
924     setOperationAction(ISD::BUILD_VECTOR,       MVT::v4i64, Custom);
925     setOperationAction(ISD::VECTOR_SHUFFLE,     MVT::v4f64, Custom);
926     setOperationAction(ISD::VECTOR_SHUFFLE,     MVT::v4i64, Custom);
927     setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v4f64, Custom);
928     setOperationAction(ISD::EXTRACT_VECTOR_ELT, MVT::v4f64, Custom);
929
930 #if 0
931     // Not sure we want to do this since there are no 256-bit integer
932     // operations in AVX
933
934     // Custom lower build_vector, vector_shuffle, and extract_vector_elt.
935     // This includes 256-bit vectors
936     for (unsigned i = (unsigned)MVT::v16i8; i != (unsigned)MVT::v4i64; ++i) {
937       EVT VT = (MVT::SimpleValueType)i;
938
939       // Do not attempt to custom lower non-power-of-2 vectors
940       if (!isPowerOf2_32(VT.getVectorNumElements()))
941         continue;
942
943       setOperationAction(ISD::BUILD_VECTOR,       VT, Custom);
944       setOperationAction(ISD::VECTOR_SHUFFLE,     VT, Custom);
945       setOperationAction(ISD::EXTRACT_VECTOR_ELT, VT, Custom);
946     }
947
948     if (Subtarget->is64Bit()) {
949       setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v4i64, Custom);
950       setOperationAction(ISD::EXTRACT_VECTOR_ELT, MVT::v4i64, Custom);
951     }
952 #endif
953
954 #if 0
955     // Not sure we want to do this since there are no 256-bit integer
956     // operations in AVX
957
958     // Promote v32i8, v16i16, v8i32 load, select, and, or, xor to v4i64.
959     // Including 256-bit vectors
960     for (unsigned i = (unsigned)MVT::v16i8; i != (unsigned)MVT::v4i64; i++) {
961       EVT VT = (MVT::SimpleValueType)i;
962
963       if (!VT.is256BitVector()) {
964         continue;
965       }
966       setOperationAction(ISD::AND,    VT, Promote);
967       AddPromotedToType (ISD::AND,    VT, MVT::v4i64);
968       setOperationAction(ISD::OR,     VT, Promote);
969       AddPromotedToType (ISD::OR,     VT, MVT::v4i64);
970       setOperationAction(ISD::XOR,    VT, Promote);
971       AddPromotedToType (ISD::XOR,    VT, MVT::v4i64);
972       setOperationAction(ISD::LOAD,   VT, Promote);
973       AddPromotedToType (ISD::LOAD,   VT, MVT::v4i64);
974       setOperationAction(ISD::SELECT, VT, Promote);
975       AddPromotedToType (ISD::SELECT, VT, MVT::v4i64);
976     }
977
978     setTruncStoreAction(MVT::f64, MVT::f32, Expand);
979 #endif
980   }
981
982   // We want to custom lower some of our intrinsics.
983   setOperationAction(ISD::INTRINSIC_WO_CHAIN, MVT::Other, Custom);
984
985   // Add/Sub/Mul with overflow operations are custom lowered.
986   setOperationAction(ISD::SADDO, MVT::i32, Custom);
987   setOperationAction(ISD::UADDO, MVT::i32, Custom);
988   setOperationAction(ISD::SSUBO, MVT::i32, Custom);
989   setOperationAction(ISD::USUBO, MVT::i32, Custom);
990   setOperationAction(ISD::SMULO, MVT::i32, Custom);
991
992   // Only custom-lower 64-bit SADDO and friends on 64-bit because we don't
993   // handle type legalization for these operations here.
994   //
995   // FIXME: We really should do custom legalization for addition and
996   // subtraction on x86-32 once PR3203 is fixed.  We really can't do much better
997   // than generic legalization for 64-bit multiplication-with-overflow, though.
998   if (Subtarget->is64Bit()) {
999     setOperationAction(ISD::SADDO, MVT::i64, Custom);
1000     setOperationAction(ISD::UADDO, MVT::i64, Custom);
1001     setOperationAction(ISD::SSUBO, MVT::i64, Custom);
1002     setOperationAction(ISD::USUBO, MVT::i64, Custom);
1003     setOperationAction(ISD::SMULO, MVT::i64, Custom);
1004   }
1005
1006   if (!Subtarget->is64Bit()) {
1007     // These libcalls are not available in 32-bit.
1008     setLibcallName(RTLIB::SHL_I128, 0);
1009     setLibcallName(RTLIB::SRL_I128, 0);
1010     setLibcallName(RTLIB::SRA_I128, 0);
1011   }
1012
1013   // We have target-specific dag combine patterns for the following nodes:
1014   setTargetDAGCombine(ISD::VECTOR_SHUFFLE);
1015   setTargetDAGCombine(ISD::EXTRACT_VECTOR_ELT);
1016   setTargetDAGCombine(ISD::BUILD_VECTOR);
1017   setTargetDAGCombine(ISD::SELECT);
1018   setTargetDAGCombine(ISD::SHL);
1019   setTargetDAGCombine(ISD::SRA);
1020   setTargetDAGCombine(ISD::SRL);
1021   setTargetDAGCombine(ISD::OR);
1022   setTargetDAGCombine(ISD::STORE);
1023   setTargetDAGCombine(ISD::ZERO_EXTEND);
1024   if (Subtarget->is64Bit())
1025     setTargetDAGCombine(ISD::MUL);
1026
1027   computeRegisterProperties();
1028
1029   // FIXME: These should be based on subtarget info. Plus, the values should
1030   // be smaller when we are in optimizing for size mode.
1031   maxStoresPerMemset = 16; // For @llvm.memset -> sequence of stores
1032   maxStoresPerMemcpy = 8; // For @llvm.memcpy -> sequence of stores
1033   maxStoresPerMemmove = 3; // For @llvm.memmove -> sequence of stores
1034   setPrefLoopAlignment(16);
1035   benefitFromCodePlacementOpt = true;
1036 }
1037
1038
1039 MVT::SimpleValueType X86TargetLowering::getSetCCResultType(EVT VT) const {
1040   return MVT::i8;
1041 }
1042
1043
1044 /// getMaxByValAlign - Helper for getByValTypeAlignment to determine
1045 /// the desired ByVal argument alignment.
1046 static void getMaxByValAlign(const Type *Ty, unsigned &MaxAlign) {
1047   if (MaxAlign == 16)
1048     return;
1049   if (const VectorType *VTy = dyn_cast<VectorType>(Ty)) {
1050     if (VTy->getBitWidth() == 128)
1051       MaxAlign = 16;
1052   } else if (const ArrayType *ATy = dyn_cast<ArrayType>(Ty)) {
1053     unsigned EltAlign = 0;
1054     getMaxByValAlign(ATy->getElementType(), EltAlign);
1055     if (EltAlign > MaxAlign)
1056       MaxAlign = EltAlign;
1057   } else if (const StructType *STy = dyn_cast<StructType>(Ty)) {
1058     for (unsigned i = 0, e = STy->getNumElements(); i != e; ++i) {
1059       unsigned EltAlign = 0;
1060       getMaxByValAlign(STy->getElementType(i), EltAlign);
1061       if (EltAlign > MaxAlign)
1062         MaxAlign = EltAlign;
1063       if (MaxAlign == 16)
1064         break;
1065     }
1066   }
1067   return;
1068 }
1069
1070 /// getByValTypeAlignment - Return the desired alignment for ByVal aggregate
1071 /// function arguments in the caller parameter area. For X86, aggregates
1072 /// that contain SSE vectors are placed at 16-byte boundaries while the rest
1073 /// are at 4-byte boundaries.
1074 unsigned X86TargetLowering::getByValTypeAlignment(const Type *Ty) const {
1075   if (Subtarget->is64Bit()) {
1076     // Max of 8 and alignment of type.
1077     unsigned TyAlign = TD->getABITypeAlignment(Ty);
1078     if (TyAlign > 8)
1079       return TyAlign;
1080     return 8;
1081   }
1082
1083   unsigned Align = 4;
1084   if (Subtarget->hasSSE1())
1085     getMaxByValAlign(Ty, Align);
1086   return Align;
1087 }
1088
1089 /// getOptimalMemOpType - Returns the target specific optimal type for load
1090 /// and store operations as a result of memset, memcpy, and memmove
1091 /// lowering. If DstAlign is zero that means it's safe to destination
1092 /// alignment can satisfy any constraint. Similarly if SrcAlign is zero it
1093 /// means there isn't a need to check it against alignment requirement,
1094 /// probably because the source does not need to be loaded. If
1095 /// 'NonScalarIntSafe' is true, that means it's safe to return a
1096 /// non-scalar-integer type, e.g. empty string source, constant, or loaded
1097 /// from memory. 'MemcpyStrSrc' indicates whether the memcpy source is
1098 /// constant so it does not need to be loaded.
1099 /// It returns EVT::Other if the type should be determined using generic
1100 /// target-independent logic.
1101 EVT
1102 X86TargetLowering::getOptimalMemOpType(uint64_t Size,
1103                                        unsigned DstAlign, unsigned SrcAlign,
1104                                        bool NonScalarIntSafe,
1105                                        bool MemcpyStrSrc,
1106                                        MachineFunction &MF) const {
1107   // FIXME: This turns off use of xmm stores for memset/memcpy on targets like
1108   // linux.  This is because the stack realignment code can't handle certain
1109   // cases like PR2962.  This should be removed when PR2962 is fixed.
1110   const Function *F = MF.getFunction();
1111   if (NonScalarIntSafe &&
1112       !F->hasFnAttr(Attribute::NoImplicitFloat)) {
1113     if (Size >= 16 &&
1114         (Subtarget->isUnalignedMemAccessFast() ||
1115          ((DstAlign == 0 || DstAlign >= 16) &&
1116           (SrcAlign == 0 || SrcAlign >= 16))) &&
1117         Subtarget->getStackAlignment() >= 16) {
1118       if (Subtarget->hasSSE2())
1119         return MVT::v4i32;
1120       if (Subtarget->hasSSE1())
1121         return MVT::v4f32;
1122     } else if (!MemcpyStrSrc && Size >= 8 &&
1123                !Subtarget->is64Bit() &&
1124                Subtarget->getStackAlignment() >= 8 &&
1125                Subtarget->hasSSE2()) {
1126       // Do not use f64 to lower memcpy if source is string constant. It's
1127       // better to use i32 to avoid the loads.
1128       return MVT::f64;
1129     }
1130   }
1131   if (Subtarget->is64Bit() && Size >= 8)
1132     return MVT::i64;
1133   return MVT::i32;
1134 }
1135
1136 /// getJumpTableEncoding - Return the entry encoding for a jump table in the
1137 /// current function.  The returned value is a member of the
1138 /// MachineJumpTableInfo::JTEntryKind enum.
1139 unsigned X86TargetLowering::getJumpTableEncoding() const {
1140   // In GOT pic mode, each entry in the jump table is emitted as a @GOTOFF
1141   // symbol.
1142   if (getTargetMachine().getRelocationModel() == Reloc::PIC_ &&
1143       Subtarget->isPICStyleGOT())
1144     return MachineJumpTableInfo::EK_Custom32;
1145   
1146   // Otherwise, use the normal jump table encoding heuristics.
1147   return TargetLowering::getJumpTableEncoding();
1148 }
1149
1150 /// getPICBaseSymbol - Return the X86-32 PIC base.
1151 MCSymbol *
1152 X86TargetLowering::getPICBaseSymbol(const MachineFunction *MF,
1153                                     MCContext &Ctx) const {
1154   const MCAsmInfo &MAI = *getTargetMachine().getMCAsmInfo();
1155   return Ctx.GetOrCreateSymbol(Twine(MAI.getPrivateGlobalPrefix())+
1156                                Twine(MF->getFunctionNumber())+"$pb");
1157 }
1158
1159
1160 const MCExpr *
1161 X86TargetLowering::LowerCustomJumpTableEntry(const MachineJumpTableInfo *MJTI,
1162                                              const MachineBasicBlock *MBB,
1163                                              unsigned uid,MCContext &Ctx) const{
1164   assert(getTargetMachine().getRelocationModel() == Reloc::PIC_ &&
1165          Subtarget->isPICStyleGOT());
1166   // In 32-bit ELF systems, our jump table entries are formed with @GOTOFF
1167   // entries.
1168   return MCSymbolRefExpr::Create(MBB->getSymbol(),
1169                                  MCSymbolRefExpr::VK_GOTOFF, Ctx);
1170 }
1171
1172 /// getPICJumpTableRelocaBase - Returns relocation base for the given PIC
1173 /// jumptable.
1174 SDValue X86TargetLowering::getPICJumpTableRelocBase(SDValue Table,
1175                                                     SelectionDAG &DAG) const {
1176   if (!Subtarget->is64Bit())
1177     // This doesn't have DebugLoc associated with it, but is not really the
1178     // same as a Register.
1179     return DAG.getNode(X86ISD::GlobalBaseReg, DebugLoc(), getPointerTy());
1180   return Table;
1181 }
1182
1183 /// getPICJumpTableRelocBaseExpr - This returns the relocation base for the
1184 /// given PIC jumptable, the same as getPICJumpTableRelocBase, but as an
1185 /// MCExpr.
1186 const MCExpr *X86TargetLowering::
1187 getPICJumpTableRelocBaseExpr(const MachineFunction *MF, unsigned JTI,
1188                              MCContext &Ctx) const {
1189   // X86-64 uses RIP relative addressing based on the jump table label.
1190   if (Subtarget->isPICStyleRIPRel())
1191     return TargetLowering::getPICJumpTableRelocBaseExpr(MF, JTI, Ctx);
1192
1193   // Otherwise, the reference is relative to the PIC base.
1194   return MCSymbolRefExpr::Create(getPICBaseSymbol(MF, Ctx), Ctx);
1195 }
1196
1197 /// getFunctionAlignment - Return the Log2 alignment of this function.
1198 unsigned X86TargetLowering::getFunctionAlignment(const Function *F) const {
1199   return F->hasFnAttr(Attribute::OptimizeForSize) ? 0 : 4;
1200 }
1201
1202 std::pair<const TargetRegisterClass*, uint8_t>
1203 X86TargetLowering::findRepresentativeClass(EVT VT) const{
1204   const TargetRegisterClass *RRC = 0;
1205   uint8_t Cost = 1;
1206   switch (VT.getSimpleVT().SimpleTy) {
1207   default:
1208     return TargetLowering::findRepresentativeClass(VT);
1209   case MVT::i8: case MVT::i16: case MVT::i32: case MVT::i64:
1210     RRC = (Subtarget->is64Bit()
1211            ? X86::GR64RegisterClass : X86::GR32RegisterClass);
1212     break;
1213   case MVT::v8i8: case MVT::v4i16:
1214   case MVT::v2i32: case MVT::v1i64: 
1215     RRC = X86::VR64RegisterClass;
1216     break;
1217   case MVT::f32: case MVT::f64:
1218   case MVT::v16i8: case MVT::v8i16: case MVT::v4i32: case MVT::v2i64:
1219   case MVT::v4f32: case MVT::v2f64:
1220   case MVT::v32i8: case MVT::v8i32: case MVT::v4i64: case MVT::v8f32:
1221   case MVT::v4f64:
1222     RRC = X86::VR128RegisterClass;
1223     break;
1224   }
1225   return std::make_pair(RRC, Cost);
1226 }
1227
1228 unsigned
1229 X86TargetLowering::getRegPressureLimit(const TargetRegisterClass *RC,
1230                                        MachineFunction &MF) const {
1231   unsigned FPDiff = RegInfo->hasFP(MF) ? 1 : 0;
1232   switch (RC->getID()) {
1233   default:
1234     return 0;
1235   case X86::GR32RegClassID:
1236     return 4 - FPDiff;
1237   case X86::GR64RegClassID:
1238     return 8 - FPDiff;
1239   case X86::VR128RegClassID:
1240     return Subtarget->is64Bit() ? 10 : 4;
1241   case X86::VR64RegClassID:
1242     return 4;
1243   }
1244 }
1245
1246 bool X86TargetLowering::getStackCookieLocation(unsigned &AddressSpace,
1247                                                unsigned &Offset) const {
1248   if (!Subtarget->isTargetLinux())
1249     return false;
1250
1251   if (Subtarget->is64Bit()) {
1252     // %fs:0x28, unless we're using a Kernel code model, in which case it's %gs:
1253     Offset = 0x28;
1254     if (getTargetMachine().getCodeModel() == CodeModel::Kernel)
1255       AddressSpace = 256;
1256     else
1257       AddressSpace = 257;
1258   } else {
1259     // %gs:0x14 on i386
1260     Offset = 0x14;
1261     AddressSpace = 256;
1262   }
1263   return true;
1264 }
1265
1266
1267 //===----------------------------------------------------------------------===//
1268 //               Return Value Calling Convention Implementation
1269 //===----------------------------------------------------------------------===//
1270
1271 #include "X86GenCallingConv.inc"
1272
1273 bool 
1274 X86TargetLowering::CanLowerReturn(CallingConv::ID CallConv, bool isVarArg,
1275                         const SmallVectorImpl<ISD::OutputArg> &Outs,
1276                         LLVMContext &Context) const {
1277   SmallVector<CCValAssign, 16> RVLocs;
1278   CCState CCInfo(CallConv, isVarArg, getTargetMachine(),
1279                  RVLocs, Context);
1280   return CCInfo.CheckReturn(Outs, RetCC_X86);
1281 }
1282
1283 SDValue
1284 X86TargetLowering::LowerReturn(SDValue Chain,
1285                                CallingConv::ID CallConv, bool isVarArg,
1286                                const SmallVectorImpl<ISD::OutputArg> &Outs,
1287                                const SmallVectorImpl<SDValue> &OutVals,
1288                                DebugLoc dl, SelectionDAG &DAG) const {
1289   MachineFunction &MF = DAG.getMachineFunction();
1290   X86MachineFunctionInfo *FuncInfo = MF.getInfo<X86MachineFunctionInfo>();
1291
1292   SmallVector<CCValAssign, 16> RVLocs;
1293   CCState CCInfo(CallConv, isVarArg, getTargetMachine(),
1294                  RVLocs, *DAG.getContext());
1295   CCInfo.AnalyzeReturn(Outs, RetCC_X86);
1296
1297   // Add the regs to the liveout set for the function.
1298   MachineRegisterInfo &MRI = DAG.getMachineFunction().getRegInfo();
1299   for (unsigned i = 0; i != RVLocs.size(); ++i)
1300     if (RVLocs[i].isRegLoc() && !MRI.isLiveOut(RVLocs[i].getLocReg()))
1301       MRI.addLiveOut(RVLocs[i].getLocReg());
1302
1303   SDValue Flag;
1304
1305   SmallVector<SDValue, 6> RetOps;
1306   RetOps.push_back(Chain); // Operand #0 = Chain (updated below)
1307   // Operand #1 = Bytes To Pop
1308   RetOps.push_back(DAG.getTargetConstant(FuncInfo->getBytesToPopOnReturn(),
1309                    MVT::i16));
1310
1311   // Copy the result values into the output registers.
1312   for (unsigned i = 0; i != RVLocs.size(); ++i) {
1313     CCValAssign &VA = RVLocs[i];
1314     assert(VA.isRegLoc() && "Can only return in registers!");
1315     SDValue ValToCopy = OutVals[i];
1316     EVT ValVT = ValToCopy.getValueType();
1317
1318     // If this is x86-64, and we disabled SSE, we can't return FP values
1319     if ((ValVT == MVT::f32 || ValVT == MVT::f64) &&
1320         (Subtarget->is64Bit() && !Subtarget->hasSSE1())) {
1321       report_fatal_error("SSE register return with SSE disabled");
1322     }
1323     // Likewise we can't return F64 values with SSE1 only.  gcc does so, but
1324     // llvm-gcc has never done it right and no one has noticed, so this
1325     // should be OK for now.
1326     if (ValVT == MVT::f64 &&
1327         (Subtarget->is64Bit() && !Subtarget->hasSSE2()))
1328       report_fatal_error("SSE2 register return with SSE2 disabled");
1329
1330     // Returns in ST0/ST1 are handled specially: these are pushed as operands to
1331     // the RET instruction and handled by the FP Stackifier.
1332     if (VA.getLocReg() == X86::ST0 ||
1333         VA.getLocReg() == X86::ST1) {
1334       // If this is a copy from an xmm register to ST(0), use an FPExtend to
1335       // change the value to the FP stack register class.
1336       if (isScalarFPTypeInSSEReg(VA.getValVT()))
1337         ValToCopy = DAG.getNode(ISD::FP_EXTEND, dl, MVT::f80, ValToCopy);
1338       RetOps.push_back(ValToCopy);
1339       // Don't emit a copytoreg.
1340       continue;
1341     }
1342
1343     // 64-bit vector (MMX) values are returned in XMM0 / XMM1 except for v1i64
1344     // which is returned in RAX / RDX.
1345     if (Subtarget->is64Bit()) {
1346       if (ValVT.isVector() && ValVT.getSizeInBits() == 64) {
1347         ValToCopy = DAG.getNode(ISD::BIT_CONVERT, dl, MVT::i64, ValToCopy);
1348         if (VA.getLocReg() == X86::XMM0 || VA.getLocReg() == X86::XMM1) {
1349           ValToCopy = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, MVT::v2i64,
1350                                   ValToCopy);
1351           
1352           // If we don't have SSE2 available, convert to v4f32 so the generated
1353           // register is legal.
1354           if (!Subtarget->hasSSE2())
1355             ValToCopy = DAG.getNode(ISD::BIT_CONVERT, dl, MVT::v4f32,ValToCopy);
1356         }
1357       }
1358     }
1359     
1360     Chain = DAG.getCopyToReg(Chain, dl, VA.getLocReg(), ValToCopy, Flag);
1361     Flag = Chain.getValue(1);
1362   }
1363
1364   // The x86-64 ABI for returning structs by value requires that we copy
1365   // the sret argument into %rax for the return. We saved the argument into
1366   // a virtual register in the entry block, so now we copy the value out
1367   // and into %rax.
1368   if (Subtarget->is64Bit() &&
1369       DAG.getMachineFunction().getFunction()->hasStructRetAttr()) {
1370     MachineFunction &MF = DAG.getMachineFunction();
1371     X86MachineFunctionInfo *FuncInfo = MF.getInfo<X86MachineFunctionInfo>();
1372     unsigned Reg = FuncInfo->getSRetReturnReg();
1373     assert(Reg && 
1374            "SRetReturnReg should have been set in LowerFormalArguments().");
1375     SDValue Val = DAG.getCopyFromReg(Chain, dl, Reg, getPointerTy());
1376
1377     Chain = DAG.getCopyToReg(Chain, dl, X86::RAX, Val, Flag);
1378     Flag = Chain.getValue(1);
1379
1380     // RAX now acts like a return value.
1381     MRI.addLiveOut(X86::RAX);
1382   }
1383
1384   RetOps[0] = Chain;  // Update chain.
1385
1386   // Add the flag if we have it.
1387   if (Flag.getNode())
1388     RetOps.push_back(Flag);
1389
1390   return DAG.getNode(X86ISD::RET_FLAG, dl,
1391                      MVT::Other, &RetOps[0], RetOps.size());
1392 }
1393
1394 /// LowerCallResult - Lower the result values of a call into the
1395 /// appropriate copies out of appropriate physical registers.
1396 ///
1397 SDValue
1398 X86TargetLowering::LowerCallResult(SDValue Chain, SDValue InFlag,
1399                                    CallingConv::ID CallConv, bool isVarArg,
1400                                    const SmallVectorImpl<ISD::InputArg> &Ins,
1401                                    DebugLoc dl, SelectionDAG &DAG,
1402                                    SmallVectorImpl<SDValue> &InVals) const {
1403
1404   // Assign locations to each value returned by this call.
1405   SmallVector<CCValAssign, 16> RVLocs;
1406   bool Is64Bit = Subtarget->is64Bit();
1407   CCState CCInfo(CallConv, isVarArg, getTargetMachine(),
1408                  RVLocs, *DAG.getContext());
1409   CCInfo.AnalyzeCallResult(Ins, RetCC_X86);
1410
1411   // Copy all of the result registers out of their specified physreg.
1412   for (unsigned i = 0; i != RVLocs.size(); ++i) {
1413     CCValAssign &VA = RVLocs[i];
1414     EVT CopyVT = VA.getValVT();
1415
1416     // If this is x86-64, and we disabled SSE, we can't return FP values
1417     if ((CopyVT == MVT::f32 || CopyVT == MVT::f64) &&
1418         ((Is64Bit || Ins[i].Flags.isInReg()) && !Subtarget->hasSSE1())) {
1419       report_fatal_error("SSE register return with SSE disabled");
1420     }
1421
1422     SDValue Val;
1423
1424     // If this is a call to a function that returns an fp value on the floating
1425     // point stack, we must guarantee the the value is popped from the stack, so
1426     // a CopyFromReg is not good enough - the copy instruction may be eliminated
1427     // if the return value is not used. We use the FpGET_ST0 instructions
1428     // instead.
1429     if (VA.getLocReg() == X86::ST0 || VA.getLocReg() == X86::ST1) {
1430       // If we prefer to use the value in xmm registers, copy it out as f80 and
1431       // use a truncate to move it from fp stack reg to xmm reg.
1432       if (isScalarFPTypeInSSEReg(VA.getValVT())) CopyVT = MVT::f80;
1433       bool isST0 = VA.getLocReg() == X86::ST0;
1434       unsigned Opc = 0;
1435       if (CopyVT == MVT::f32) Opc = isST0 ? X86::FpGET_ST0_32:X86::FpGET_ST1_32;
1436       if (CopyVT == MVT::f64) Opc = isST0 ? X86::FpGET_ST0_64:X86::FpGET_ST1_64;
1437       if (CopyVT == MVT::f80) Opc = isST0 ? X86::FpGET_ST0_80:X86::FpGET_ST1_80;
1438       SDValue Ops[] = { Chain, InFlag };
1439       Chain = SDValue(DAG.getMachineNode(Opc, dl, CopyVT, MVT::Other, MVT::Flag,
1440                                          Ops, 2), 1);
1441       Val = Chain.getValue(0);
1442
1443       // Round the f80 to the right size, which also moves it to the appropriate
1444       // xmm register.
1445       if (CopyVT != VA.getValVT())
1446         Val = DAG.getNode(ISD::FP_ROUND, dl, VA.getValVT(), Val,
1447                           // This truncation won't change the value.
1448                           DAG.getIntPtrConstant(1));
1449     } else if (Is64Bit && CopyVT.isVector() && CopyVT.getSizeInBits() == 64) {
1450       // For x86-64, MMX values are returned in XMM0 / XMM1 except for v1i64.
1451       if (VA.getLocReg() == X86::XMM0 || VA.getLocReg() == X86::XMM1) {
1452         Chain = DAG.getCopyFromReg(Chain, dl, VA.getLocReg(),
1453                                    MVT::v2i64, InFlag).getValue(1);
1454         Val = Chain.getValue(0);
1455         Val = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::i64,
1456                           Val, DAG.getConstant(0, MVT::i64));
1457       } else {
1458         Chain = DAG.getCopyFromReg(Chain, dl, VA.getLocReg(),
1459                                    MVT::i64, InFlag).getValue(1);
1460         Val = Chain.getValue(0);
1461       }
1462       Val = DAG.getNode(ISD::BIT_CONVERT, dl, CopyVT, Val);
1463     } else {
1464       Chain = DAG.getCopyFromReg(Chain, dl, VA.getLocReg(),
1465                                  CopyVT, InFlag).getValue(1);
1466       Val = Chain.getValue(0);
1467     }
1468     InFlag = Chain.getValue(2);
1469     InVals.push_back(Val);
1470   }
1471
1472   return Chain;
1473 }
1474
1475
1476 //===----------------------------------------------------------------------===//
1477 //                C & StdCall & Fast Calling Convention implementation
1478 //===----------------------------------------------------------------------===//
1479 //  StdCall calling convention seems to be standard for many Windows' API
1480 //  routines and around. It differs from C calling convention just a little:
1481 //  callee should clean up the stack, not caller. Symbols should be also
1482 //  decorated in some fancy way :) It doesn't support any vector arguments.
1483 //  For info on fast calling convention see Fast Calling Convention (tail call)
1484 //  implementation LowerX86_32FastCCCallTo.
1485
1486 /// CallIsStructReturn - Determines whether a call uses struct return
1487 /// semantics.
1488 static bool CallIsStructReturn(const SmallVectorImpl<ISD::OutputArg> &Outs) {
1489   if (Outs.empty())
1490     return false;
1491
1492   return Outs[0].Flags.isSRet();
1493 }
1494
1495 /// ArgsAreStructReturn - Determines whether a function uses struct
1496 /// return semantics.
1497 static bool
1498 ArgsAreStructReturn(const SmallVectorImpl<ISD::InputArg> &Ins) {
1499   if (Ins.empty())
1500     return false;
1501
1502   return Ins[0].Flags.isSRet();
1503 }
1504
1505 /// CCAssignFnForNode - Selects the correct CCAssignFn for a the
1506 /// given CallingConvention value.
1507 CCAssignFn *X86TargetLowering::CCAssignFnForNode(CallingConv::ID CC) const {
1508   if (Subtarget->is64Bit()) {
1509     if (CC == CallingConv::GHC)
1510       return CC_X86_64_GHC;
1511     else if (Subtarget->isTargetWin64())
1512       return CC_X86_Win64_C;
1513     else
1514       return CC_X86_64_C;
1515   }
1516
1517   if (CC == CallingConv::X86_FastCall)
1518     return CC_X86_32_FastCall;
1519   else if (CC == CallingConv::X86_ThisCall)
1520     return CC_X86_32_ThisCall;
1521   else if (CC == CallingConv::Fast)
1522     return CC_X86_32_FastCC;
1523   else if (CC == CallingConv::GHC)
1524     return CC_X86_32_GHC;
1525   else
1526     return CC_X86_32_C;
1527 }
1528
1529 /// CreateCopyOfByValArgument - Make a copy of an aggregate at address specified
1530 /// by "Src" to address "Dst" with size and alignment information specified by
1531 /// the specific parameter attribute. The copy will be passed as a byval
1532 /// function parameter.
1533 static SDValue
1534 CreateCopyOfByValArgument(SDValue Src, SDValue Dst, SDValue Chain,
1535                           ISD::ArgFlagsTy Flags, SelectionDAG &DAG,
1536                           DebugLoc dl) {
1537   SDValue SizeNode     = DAG.getConstant(Flags.getByValSize(), MVT::i32);
1538   return DAG.getMemcpy(Chain, dl, Dst, Src, SizeNode, Flags.getByValAlign(),
1539                        /*isVolatile*/false, /*AlwaysInline=*/true,
1540                        NULL, 0, NULL, 0);
1541 }
1542
1543 /// IsTailCallConvention - Return true if the calling convention is one that
1544 /// supports tail call optimization.
1545 static bool IsTailCallConvention(CallingConv::ID CC) {
1546   return (CC == CallingConv::Fast || CC == CallingConv::GHC);
1547 }
1548
1549 /// FuncIsMadeTailCallSafe - Return true if the function is being made into
1550 /// a tailcall target by changing its ABI.
1551 static bool FuncIsMadeTailCallSafe(CallingConv::ID CC) {
1552   return GuaranteedTailCallOpt && IsTailCallConvention(CC);
1553 }
1554
1555 SDValue
1556 X86TargetLowering::LowerMemArgument(SDValue Chain,
1557                                     CallingConv::ID CallConv,
1558                                     const SmallVectorImpl<ISD::InputArg> &Ins,
1559                                     DebugLoc dl, SelectionDAG &DAG,
1560                                     const CCValAssign &VA,
1561                                     MachineFrameInfo *MFI,
1562                                     unsigned i) const {
1563   // Create the nodes corresponding to a load from this parameter slot.
1564   ISD::ArgFlagsTy Flags = Ins[i].Flags;
1565   bool AlwaysUseMutable = FuncIsMadeTailCallSafe(CallConv);
1566   bool isImmutable = !AlwaysUseMutable && !Flags.isByVal();
1567   EVT ValVT;
1568
1569   // If value is passed by pointer we have address passed instead of the value
1570   // itself.
1571   if (VA.getLocInfo() == CCValAssign::Indirect)
1572     ValVT = VA.getLocVT();
1573   else
1574     ValVT = VA.getValVT();
1575
1576   // FIXME: For now, all byval parameter objects are marked mutable. This can be
1577   // changed with more analysis.
1578   // In case of tail call optimization mark all arguments mutable. Since they
1579   // could be overwritten by lowering of arguments in case of a tail call.
1580   if (Flags.isByVal()) {
1581     int FI = MFI->CreateFixedObject(Flags.getByValSize(),
1582                                     VA.getLocMemOffset(), isImmutable);
1583     return DAG.getFrameIndex(FI, getPointerTy());
1584   } else {
1585     int FI = MFI->CreateFixedObject(ValVT.getSizeInBits()/8,
1586                                     VA.getLocMemOffset(), isImmutable);
1587     SDValue FIN = DAG.getFrameIndex(FI, getPointerTy());
1588     return DAG.getLoad(ValVT, dl, Chain, FIN,
1589                        PseudoSourceValue::getFixedStack(FI), 0,
1590                        false, false, 0);
1591   }
1592 }
1593
1594 SDValue
1595 X86TargetLowering::LowerFormalArguments(SDValue Chain,
1596                                         CallingConv::ID CallConv,
1597                                         bool isVarArg,
1598                                       const SmallVectorImpl<ISD::InputArg> &Ins,
1599                                         DebugLoc dl,
1600                                         SelectionDAG &DAG,
1601                                         SmallVectorImpl<SDValue> &InVals)
1602                                           const {
1603   MachineFunction &MF = DAG.getMachineFunction();
1604   X86MachineFunctionInfo *FuncInfo = MF.getInfo<X86MachineFunctionInfo>();
1605
1606   const Function* Fn = MF.getFunction();
1607   if (Fn->hasExternalLinkage() &&
1608       Subtarget->isTargetCygMing() &&
1609       Fn->getName() == "main")
1610     FuncInfo->setForceFramePointer(true);
1611
1612   MachineFrameInfo *MFI = MF.getFrameInfo();
1613   bool Is64Bit = Subtarget->is64Bit();
1614   bool IsWin64 = Subtarget->isTargetWin64();
1615
1616   assert(!(isVarArg && IsTailCallConvention(CallConv)) &&
1617          "Var args not supported with calling convention fastcc or ghc");
1618
1619   // Assign locations to all of the incoming arguments.
1620   SmallVector<CCValAssign, 16> ArgLocs;
1621   CCState CCInfo(CallConv, isVarArg, getTargetMachine(),
1622                  ArgLocs, *DAG.getContext());
1623   CCInfo.AnalyzeFormalArguments(Ins, CCAssignFnForNode(CallConv));
1624
1625   unsigned LastVal = ~0U;
1626   SDValue ArgValue;
1627   for (unsigned i = 0, e = ArgLocs.size(); i != e; ++i) {
1628     CCValAssign &VA = ArgLocs[i];
1629     // TODO: If an arg is passed in two places (e.g. reg and stack), skip later
1630     // places.
1631     assert(VA.getValNo() != LastVal &&
1632            "Don't support value assigned to multiple locs yet");
1633     LastVal = VA.getValNo();
1634
1635     if (VA.isRegLoc()) {
1636       EVT RegVT = VA.getLocVT();
1637       TargetRegisterClass *RC = NULL;
1638       if (RegVT == MVT::i32)
1639         RC = X86::GR32RegisterClass;
1640       else if (Is64Bit && RegVT == MVT::i64)
1641         RC = X86::GR64RegisterClass;
1642       else if (RegVT == MVT::f32)
1643         RC = X86::FR32RegisterClass;
1644       else if (RegVT == MVT::f64)
1645         RC = X86::FR64RegisterClass;
1646       else if (RegVT.isVector() && RegVT.getSizeInBits() == 256)
1647         RC = X86::VR256RegisterClass;
1648       else if (RegVT.isVector() && RegVT.getSizeInBits() == 128)
1649         RC = X86::VR128RegisterClass;
1650       else if (RegVT.isVector() && RegVT.getSizeInBits() == 64)
1651         RC = X86::VR64RegisterClass;
1652       else
1653         llvm_unreachable("Unknown argument type!");
1654
1655       unsigned Reg = MF.addLiveIn(VA.getLocReg(), RC);
1656       ArgValue = DAG.getCopyFromReg(Chain, dl, Reg, RegVT);
1657
1658       // If this is an 8 or 16-bit value, it is really passed promoted to 32
1659       // bits.  Insert an assert[sz]ext to capture this, then truncate to the
1660       // right size.
1661       if (VA.getLocInfo() == CCValAssign::SExt)
1662         ArgValue = DAG.getNode(ISD::AssertSext, dl, RegVT, ArgValue,
1663                                DAG.getValueType(VA.getValVT()));
1664       else if (VA.getLocInfo() == CCValAssign::ZExt)
1665         ArgValue = DAG.getNode(ISD::AssertZext, dl, RegVT, ArgValue,
1666                                DAG.getValueType(VA.getValVT()));
1667       else if (VA.getLocInfo() == CCValAssign::BCvt)
1668         ArgValue = DAG.getNode(ISD::BIT_CONVERT, dl, VA.getValVT(), ArgValue);
1669
1670       if (VA.isExtInLoc()) {
1671         // Handle MMX values passed in XMM regs.
1672         if (RegVT.isVector()) {
1673           ArgValue = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::i64,
1674                                  ArgValue, DAG.getConstant(0, MVT::i64));
1675           ArgValue = DAG.getNode(ISD::BIT_CONVERT, dl, VA.getValVT(), ArgValue);
1676         } else
1677           ArgValue = DAG.getNode(ISD::TRUNCATE, dl, VA.getValVT(), ArgValue);
1678       }
1679     } else {
1680       assert(VA.isMemLoc());
1681       ArgValue = LowerMemArgument(Chain, CallConv, Ins, dl, DAG, VA, MFI, i);
1682     }
1683
1684     // If value is passed via pointer - do a load.
1685     if (VA.getLocInfo() == CCValAssign::Indirect)
1686       ArgValue = DAG.getLoad(VA.getValVT(), dl, Chain, ArgValue, NULL, 0,
1687                              false, false, 0);
1688
1689     InVals.push_back(ArgValue);
1690   }
1691
1692   // The x86-64 ABI for returning structs by value requires that we copy
1693   // the sret argument into %rax for the return. Save the argument into
1694   // a virtual register so that we can access it from the return points.
1695   if (Is64Bit && MF.getFunction()->hasStructRetAttr()) {
1696     X86MachineFunctionInfo *FuncInfo = MF.getInfo<X86MachineFunctionInfo>();
1697     unsigned Reg = FuncInfo->getSRetReturnReg();
1698     if (!Reg) {
1699       Reg = MF.getRegInfo().createVirtualRegister(getRegClassFor(MVT::i64));
1700       FuncInfo->setSRetReturnReg(Reg);
1701     }
1702     SDValue Copy = DAG.getCopyToReg(DAG.getEntryNode(), dl, Reg, InVals[0]);
1703     Chain = DAG.getNode(ISD::TokenFactor, dl, MVT::Other, Copy, Chain);
1704   }
1705
1706   unsigned StackSize = CCInfo.getNextStackOffset();
1707   // Align stack specially for tail calls.
1708   if (FuncIsMadeTailCallSafe(CallConv))
1709     StackSize = GetAlignedArgumentStackSize(StackSize, DAG);
1710
1711   // If the function takes variable number of arguments, make a frame index for
1712   // the start of the first vararg value... for expansion of llvm.va_start.
1713   if (isVarArg) {
1714     if (Is64Bit || (CallConv != CallingConv::X86_FastCall &&
1715                     CallConv != CallingConv::X86_ThisCall)) {
1716       FuncInfo->setVarArgsFrameIndex(MFI->CreateFixedObject(1, StackSize,true));
1717     }
1718     if (Is64Bit) {
1719       unsigned TotalNumIntRegs = 0, TotalNumXMMRegs = 0;
1720
1721       // FIXME: We should really autogenerate these arrays
1722       static const unsigned GPR64ArgRegsWin64[] = {
1723         X86::RCX, X86::RDX, X86::R8,  X86::R9
1724       };
1725       static const unsigned XMMArgRegsWin64[] = {
1726         X86::XMM0, X86::XMM1, X86::XMM2, X86::XMM3
1727       };
1728       static const unsigned GPR64ArgRegs64Bit[] = {
1729         X86::RDI, X86::RSI, X86::RDX, X86::RCX, X86::R8, X86::R9
1730       };
1731       static const unsigned XMMArgRegs64Bit[] = {
1732         X86::XMM0, X86::XMM1, X86::XMM2, X86::XMM3,
1733         X86::XMM4, X86::XMM5, X86::XMM6, X86::XMM7
1734       };
1735       const unsigned *GPR64ArgRegs, *XMMArgRegs;
1736
1737       if (IsWin64) {
1738         TotalNumIntRegs = 4; TotalNumXMMRegs = 4;
1739         GPR64ArgRegs = GPR64ArgRegsWin64;
1740         XMMArgRegs = XMMArgRegsWin64;
1741       } else {
1742         TotalNumIntRegs = 6; TotalNumXMMRegs = 8;
1743         GPR64ArgRegs = GPR64ArgRegs64Bit;
1744         XMMArgRegs = XMMArgRegs64Bit;
1745       }
1746       unsigned NumIntRegs = CCInfo.getFirstUnallocated(GPR64ArgRegs,
1747                                                        TotalNumIntRegs);
1748       unsigned NumXMMRegs = CCInfo.getFirstUnallocated(XMMArgRegs,
1749                                                        TotalNumXMMRegs);
1750
1751       bool NoImplicitFloatOps = Fn->hasFnAttr(Attribute::NoImplicitFloat);
1752       assert(!(NumXMMRegs && !Subtarget->hasSSE1()) &&
1753              "SSE register cannot be used when SSE is disabled!");
1754       assert(!(NumXMMRegs && UseSoftFloat && NoImplicitFloatOps) &&
1755              "SSE register cannot be used when SSE is disabled!");
1756       if (UseSoftFloat || NoImplicitFloatOps || !Subtarget->hasSSE1())
1757         // Kernel mode asks for SSE to be disabled, so don't push them
1758         // on the stack.
1759         TotalNumXMMRegs = 0;
1760
1761       // For X86-64, if there are vararg parameters that are passed via
1762       // registers, then we must store them to their spots on the stack so they
1763       // may be loaded by deferencing the result of va_next.
1764       FuncInfo->setVarArgsGPOffset(NumIntRegs * 8);
1765       FuncInfo->setVarArgsFPOffset(TotalNumIntRegs * 8 + NumXMMRegs * 16);
1766       FuncInfo->setRegSaveFrameIndex(
1767         MFI->CreateStackObject(TotalNumIntRegs * 8 + TotalNumXMMRegs * 16, 16,
1768                                false));
1769
1770       // Store the integer parameter registers.
1771       SmallVector<SDValue, 8> MemOps;
1772       SDValue RSFIN = DAG.getFrameIndex(FuncInfo->getRegSaveFrameIndex(),
1773                                         getPointerTy());
1774       unsigned Offset = FuncInfo->getVarArgsGPOffset();
1775       for (; NumIntRegs != TotalNumIntRegs; ++NumIntRegs) {
1776         SDValue FIN = DAG.getNode(ISD::ADD, dl, getPointerTy(), RSFIN,
1777                                   DAG.getIntPtrConstant(Offset));
1778         unsigned VReg = MF.addLiveIn(GPR64ArgRegs[NumIntRegs],
1779                                      X86::GR64RegisterClass);
1780         SDValue Val = DAG.getCopyFromReg(Chain, dl, VReg, MVT::i64);
1781         SDValue Store =
1782           DAG.getStore(Val.getValue(1), dl, Val, FIN,
1783                        PseudoSourceValue::getFixedStack(
1784                          FuncInfo->getRegSaveFrameIndex()),
1785                        Offset, false, false, 0);
1786         MemOps.push_back(Store);
1787         Offset += 8;
1788       }
1789
1790       if (TotalNumXMMRegs != 0 && NumXMMRegs != TotalNumXMMRegs) {
1791         // Now store the XMM (fp + vector) parameter registers.
1792         SmallVector<SDValue, 11> SaveXMMOps;
1793         SaveXMMOps.push_back(Chain);
1794
1795         unsigned AL = MF.addLiveIn(X86::AL, X86::GR8RegisterClass);
1796         SDValue ALVal = DAG.getCopyFromReg(DAG.getEntryNode(), dl, AL, MVT::i8);
1797         SaveXMMOps.push_back(ALVal);
1798
1799         SaveXMMOps.push_back(DAG.getIntPtrConstant(
1800                                FuncInfo->getRegSaveFrameIndex()));
1801         SaveXMMOps.push_back(DAG.getIntPtrConstant(
1802                                FuncInfo->getVarArgsFPOffset()));
1803
1804         for (; NumXMMRegs != TotalNumXMMRegs; ++NumXMMRegs) {
1805           unsigned VReg = MF.addLiveIn(XMMArgRegs[NumXMMRegs],
1806                                        X86::VR128RegisterClass);
1807           SDValue Val = DAG.getCopyFromReg(Chain, dl, VReg, MVT::v4f32);
1808           SaveXMMOps.push_back(Val);
1809         }
1810         MemOps.push_back(DAG.getNode(X86ISD::VASTART_SAVE_XMM_REGS, dl,
1811                                      MVT::Other,
1812                                      &SaveXMMOps[0], SaveXMMOps.size()));
1813       }
1814
1815       if (!MemOps.empty())
1816         Chain = DAG.getNode(ISD::TokenFactor, dl, MVT::Other,
1817                             &MemOps[0], MemOps.size());
1818     }
1819   }
1820
1821   // Some CCs need callee pop.
1822   if (Subtarget->IsCalleePop(isVarArg, CallConv)) {
1823     FuncInfo->setBytesToPopOnReturn(StackSize); // Callee pops everything.
1824   } else {
1825     FuncInfo->setBytesToPopOnReturn(0); // Callee pops nothing.
1826     // If this is an sret function, the return should pop the hidden pointer.
1827     if (!Is64Bit && !IsTailCallConvention(CallConv) && ArgsAreStructReturn(Ins))
1828       FuncInfo->setBytesToPopOnReturn(4);
1829   }
1830
1831   if (!Is64Bit) {
1832     // RegSaveFrameIndex is X86-64 only.
1833     FuncInfo->setRegSaveFrameIndex(0xAAAAAAA);
1834     if (CallConv == CallingConv::X86_FastCall ||
1835         CallConv == CallingConv::X86_ThisCall)
1836       // fastcc functions can't have varargs.
1837       FuncInfo->setVarArgsFrameIndex(0xAAAAAAA);
1838   }
1839
1840   return Chain;
1841 }
1842
1843 SDValue
1844 X86TargetLowering::LowerMemOpCallTo(SDValue Chain,
1845                                     SDValue StackPtr, SDValue Arg,
1846                                     DebugLoc dl, SelectionDAG &DAG,
1847                                     const CCValAssign &VA,
1848                                     ISD::ArgFlagsTy Flags) const {
1849   const unsigned FirstStackArgOffset = (Subtarget->isTargetWin64() ? 32 : 0);
1850   unsigned LocMemOffset = FirstStackArgOffset + VA.getLocMemOffset();
1851   SDValue PtrOff = DAG.getIntPtrConstant(LocMemOffset);
1852   PtrOff = DAG.getNode(ISD::ADD, dl, getPointerTy(), StackPtr, PtrOff);
1853   if (Flags.isByVal()) {
1854     return CreateCopyOfByValArgument(Arg, PtrOff, Chain, Flags, DAG, dl);
1855   }
1856   return DAG.getStore(Chain, dl, Arg, PtrOff,
1857                       PseudoSourceValue::getStack(), LocMemOffset,
1858                       false, false, 0);
1859 }
1860
1861 /// EmitTailCallLoadRetAddr - Emit a load of return address if tail call
1862 /// optimization is performed and it is required.
1863 SDValue
1864 X86TargetLowering::EmitTailCallLoadRetAddr(SelectionDAG &DAG,
1865                                            SDValue &OutRetAddr, SDValue Chain,
1866                                            bool IsTailCall, bool Is64Bit,
1867                                            int FPDiff, DebugLoc dl) const {
1868   // Adjust the Return address stack slot.
1869   EVT VT = getPointerTy();
1870   OutRetAddr = getReturnAddressFrameIndex(DAG);
1871
1872   // Load the "old" Return address.
1873   OutRetAddr = DAG.getLoad(VT, dl, Chain, OutRetAddr, NULL, 0, false, false, 0);
1874   return SDValue(OutRetAddr.getNode(), 1);
1875 }
1876
1877 /// EmitTailCallStoreRetAddr - Emit a store of the return adress if tail call
1878 /// optimization is performed and it is required (FPDiff!=0).
1879 static SDValue
1880 EmitTailCallStoreRetAddr(SelectionDAG & DAG, MachineFunction &MF,
1881                          SDValue Chain, SDValue RetAddrFrIdx,
1882                          bool Is64Bit, int FPDiff, DebugLoc dl) {
1883   // Store the return address to the appropriate stack slot.
1884   if (!FPDiff) return Chain;
1885   // Calculate the new stack slot for the return address.
1886   int SlotSize = Is64Bit ? 8 : 4;
1887   int NewReturnAddrFI =
1888     MF.getFrameInfo()->CreateFixedObject(SlotSize, FPDiff-SlotSize, false);
1889   EVT VT = Is64Bit ? MVT::i64 : MVT::i32;
1890   SDValue NewRetAddrFrIdx = DAG.getFrameIndex(NewReturnAddrFI, VT);
1891   Chain = DAG.getStore(Chain, dl, RetAddrFrIdx, NewRetAddrFrIdx,
1892                        PseudoSourceValue::getFixedStack(NewReturnAddrFI), 0,
1893                        false, false, 0);
1894   return Chain;
1895 }
1896
1897 SDValue
1898 X86TargetLowering::LowerCall(SDValue Chain, SDValue Callee,
1899                              CallingConv::ID CallConv, bool isVarArg,
1900                              bool &isTailCall,
1901                              const SmallVectorImpl<ISD::OutputArg> &Outs,
1902                              const SmallVectorImpl<SDValue> &OutVals,
1903                              const SmallVectorImpl<ISD::InputArg> &Ins,
1904                              DebugLoc dl, SelectionDAG &DAG,
1905                              SmallVectorImpl<SDValue> &InVals) const {
1906   MachineFunction &MF = DAG.getMachineFunction();
1907   bool Is64Bit        = Subtarget->is64Bit();
1908   bool IsStructRet    = CallIsStructReturn(Outs);
1909   bool IsSibcall      = false;
1910
1911   if (isTailCall) {
1912     // Check if it's really possible to do a tail call.
1913     isTailCall = IsEligibleForTailCallOptimization(Callee, CallConv,
1914                     isVarArg, IsStructRet, MF.getFunction()->hasStructRetAttr(),
1915                                                    Outs, OutVals, Ins, DAG);
1916
1917     // Sibcalls are automatically detected tailcalls which do not require
1918     // ABI changes.
1919     if (!GuaranteedTailCallOpt && isTailCall)
1920       IsSibcall = true;
1921
1922     if (isTailCall)
1923       ++NumTailCalls;
1924   }
1925
1926   assert(!(isVarArg && IsTailCallConvention(CallConv)) &&
1927          "Var args not supported with calling convention fastcc or ghc");
1928
1929   // Analyze operands of the call, assigning locations to each operand.
1930   SmallVector<CCValAssign, 16> ArgLocs;
1931   CCState CCInfo(CallConv, isVarArg, getTargetMachine(),
1932                  ArgLocs, *DAG.getContext());
1933   CCInfo.AnalyzeCallOperands(Outs, CCAssignFnForNode(CallConv));
1934
1935   // Get a count of how many bytes are to be pushed on the stack.
1936   unsigned NumBytes = CCInfo.getNextStackOffset();
1937   if (IsSibcall)
1938     // This is a sibcall. The memory operands are available in caller's
1939     // own caller's stack.
1940     NumBytes = 0;
1941   else if (GuaranteedTailCallOpt && IsTailCallConvention(CallConv))
1942     NumBytes = GetAlignedArgumentStackSize(NumBytes, DAG);
1943
1944   int FPDiff = 0;
1945   if (isTailCall && !IsSibcall) {
1946     // Lower arguments at fp - stackoffset + fpdiff.
1947     unsigned NumBytesCallerPushed =
1948       MF.getInfo<X86MachineFunctionInfo>()->getBytesToPopOnReturn();
1949     FPDiff = NumBytesCallerPushed - NumBytes;
1950
1951     // Set the delta of movement of the returnaddr stackslot.
1952     // But only set if delta is greater than previous delta.
1953     if (FPDiff < (MF.getInfo<X86MachineFunctionInfo>()->getTCReturnAddrDelta()))
1954       MF.getInfo<X86MachineFunctionInfo>()->setTCReturnAddrDelta(FPDiff);
1955   }
1956
1957   if (!IsSibcall)
1958     Chain = DAG.getCALLSEQ_START(Chain, DAG.getIntPtrConstant(NumBytes, true));
1959
1960   SDValue RetAddrFrIdx;
1961   // Load return adress for tail calls.
1962   if (isTailCall && FPDiff)
1963     Chain = EmitTailCallLoadRetAddr(DAG, RetAddrFrIdx, Chain, isTailCall,
1964                                     Is64Bit, FPDiff, dl);
1965
1966   SmallVector<std::pair<unsigned, SDValue>, 8> RegsToPass;
1967   SmallVector<SDValue, 8> MemOpChains;
1968   SDValue StackPtr;
1969
1970   // Walk the register/memloc assignments, inserting copies/loads.  In the case
1971   // of tail call optimization arguments are handle later.
1972   for (unsigned i = 0, e = ArgLocs.size(); i != e; ++i) {
1973     CCValAssign &VA = ArgLocs[i];
1974     EVT RegVT = VA.getLocVT();
1975     SDValue Arg = OutVals[i];
1976     ISD::ArgFlagsTy Flags = Outs[i].Flags;
1977     bool isByVal = Flags.isByVal();
1978
1979     // Promote the value if needed.
1980     switch (VA.getLocInfo()) {
1981     default: llvm_unreachable("Unknown loc info!");
1982     case CCValAssign::Full: break;
1983     case CCValAssign::SExt:
1984       Arg = DAG.getNode(ISD::SIGN_EXTEND, dl, RegVT, Arg);
1985       break;
1986     case CCValAssign::ZExt:
1987       Arg = DAG.getNode(ISD::ZERO_EXTEND, dl, RegVT, Arg);
1988       break;
1989     case CCValAssign::AExt:
1990       if (RegVT.isVector() && RegVT.getSizeInBits() == 128) {
1991         // Special case: passing MMX values in XMM registers.
1992         Arg = DAG.getNode(ISD::BIT_CONVERT, dl, MVT::i64, Arg);
1993         Arg = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, MVT::v2i64, Arg);
1994         Arg = getMOVL(DAG, dl, MVT::v2i64, DAG.getUNDEF(MVT::v2i64), Arg);
1995       } else
1996         Arg = DAG.getNode(ISD::ANY_EXTEND, dl, RegVT, Arg);
1997       break;
1998     case CCValAssign::BCvt:
1999       Arg = DAG.getNode(ISD::BIT_CONVERT, dl, RegVT, Arg);
2000       break;
2001     case CCValAssign::Indirect: {
2002       // Store the argument.
2003       SDValue SpillSlot = DAG.CreateStackTemporary(VA.getValVT());
2004       int FI = cast<FrameIndexSDNode>(SpillSlot)->getIndex();
2005       Chain = DAG.getStore(Chain, dl, Arg, SpillSlot,
2006                            PseudoSourceValue::getFixedStack(FI), 0,
2007                            false, false, 0);
2008       Arg = SpillSlot;
2009       break;
2010     }
2011     }
2012
2013     if (VA.isRegLoc()) {
2014       RegsToPass.push_back(std::make_pair(VA.getLocReg(), Arg));
2015       if (isVarArg && Subtarget->isTargetWin64()) {
2016         // Win64 ABI requires argument XMM reg to be copied to the corresponding
2017         // shadow reg if callee is a varargs function.
2018         unsigned ShadowReg = 0;
2019         switch (VA.getLocReg()) {
2020         case X86::XMM0: ShadowReg = X86::RCX; break;
2021         case X86::XMM1: ShadowReg = X86::RDX; break;
2022         case X86::XMM2: ShadowReg = X86::R8; break;
2023         case X86::XMM3: ShadowReg = X86::R9; break;
2024         }
2025         if (ShadowReg)
2026           RegsToPass.push_back(std::make_pair(ShadowReg, Arg));
2027       }
2028     } else if (!IsSibcall && (!isTailCall || isByVal)) {
2029       assert(VA.isMemLoc());
2030       if (StackPtr.getNode() == 0)
2031         StackPtr = DAG.getCopyFromReg(Chain, dl, X86StackPtr, getPointerTy());
2032       MemOpChains.push_back(LowerMemOpCallTo(Chain, StackPtr, Arg,
2033                                              dl, DAG, VA, Flags));
2034     }
2035   }
2036
2037   if (!MemOpChains.empty())
2038     Chain = DAG.getNode(ISD::TokenFactor, dl, MVT::Other,
2039                         &MemOpChains[0], MemOpChains.size());
2040
2041   // Build a sequence of copy-to-reg nodes chained together with token chain
2042   // and flag operands which copy the outgoing args into registers.
2043   SDValue InFlag;
2044   // Tail call byval lowering might overwrite argument registers so in case of
2045   // tail call optimization the copies to registers are lowered later.
2046   if (!isTailCall)
2047     for (unsigned i = 0, e = RegsToPass.size(); i != e; ++i) {
2048       Chain = DAG.getCopyToReg(Chain, dl, RegsToPass[i].first,
2049                                RegsToPass[i].second, InFlag);
2050       InFlag = Chain.getValue(1);
2051     }
2052
2053   if (Subtarget->isPICStyleGOT()) {
2054     // ELF / PIC requires GOT in the EBX register before function calls via PLT
2055     // GOT pointer.
2056     if (!isTailCall) {
2057       Chain = DAG.getCopyToReg(Chain, dl, X86::EBX,
2058                                DAG.getNode(X86ISD::GlobalBaseReg,
2059                                            DebugLoc(), getPointerTy()),
2060                                InFlag);
2061       InFlag = Chain.getValue(1);
2062     } else {
2063       // If we are tail calling and generating PIC/GOT style code load the
2064       // address of the callee into ECX. The value in ecx is used as target of
2065       // the tail jump. This is done to circumvent the ebx/callee-saved problem
2066       // for tail calls on PIC/GOT architectures. Normally we would just put the
2067       // address of GOT into ebx and then call target@PLT. But for tail calls
2068       // ebx would be restored (since ebx is callee saved) before jumping to the
2069       // target@PLT.
2070
2071       // Note: The actual moving to ECX is done further down.
2072       GlobalAddressSDNode *G = dyn_cast<GlobalAddressSDNode>(Callee);
2073       if (G && !G->getGlobal()->hasHiddenVisibility() &&
2074           !G->getGlobal()->hasProtectedVisibility())
2075         Callee = LowerGlobalAddress(Callee, DAG);
2076       else if (isa<ExternalSymbolSDNode>(Callee))
2077         Callee = LowerExternalSymbol(Callee, DAG);
2078     }
2079   }
2080
2081   if (Is64Bit && isVarArg && !Subtarget->isTargetWin64()) {
2082     // From AMD64 ABI document:
2083     // For calls that may call functions that use varargs or stdargs
2084     // (prototype-less calls or calls to functions containing ellipsis (...) in
2085     // the declaration) %al is used as hidden argument to specify the number
2086     // of SSE registers used. The contents of %al do not need to match exactly
2087     // the number of registers, but must be an ubound on the number of SSE
2088     // registers used and is in the range 0 - 8 inclusive.
2089
2090     // Count the number of XMM registers allocated.
2091     static const unsigned XMMArgRegs[] = {
2092       X86::XMM0, X86::XMM1, X86::XMM2, X86::XMM3,
2093       X86::XMM4, X86::XMM5, X86::XMM6, X86::XMM7
2094     };
2095     unsigned NumXMMRegs = CCInfo.getFirstUnallocated(XMMArgRegs, 8);
2096     assert((Subtarget->hasSSE1() || !NumXMMRegs)
2097            && "SSE registers cannot be used when SSE is disabled");
2098
2099     Chain = DAG.getCopyToReg(Chain, dl, X86::AL,
2100                              DAG.getConstant(NumXMMRegs, MVT::i8), InFlag);
2101     InFlag = Chain.getValue(1);
2102   }
2103
2104
2105   // For tail calls lower the arguments to the 'real' stack slot.
2106   if (isTailCall) {
2107     // Force all the incoming stack arguments to be loaded from the stack
2108     // before any new outgoing arguments are stored to the stack, because the
2109     // outgoing stack slots may alias the incoming argument stack slots, and
2110     // the alias isn't otherwise explicit. This is slightly more conservative
2111     // than necessary, because it means that each store effectively depends
2112     // on every argument instead of just those arguments it would clobber.
2113     SDValue ArgChain = DAG.getStackArgumentTokenFactor(Chain);
2114
2115     SmallVector<SDValue, 8> MemOpChains2;
2116     SDValue FIN;
2117     int FI = 0;
2118     // Do not flag preceeding copytoreg stuff together with the following stuff.
2119     InFlag = SDValue();
2120     if (GuaranteedTailCallOpt) {
2121       for (unsigned i = 0, e = ArgLocs.size(); i != e; ++i) {
2122         CCValAssign &VA = ArgLocs[i];
2123         if (VA.isRegLoc())
2124           continue;
2125         assert(VA.isMemLoc());
2126         SDValue Arg = OutVals[i];
2127         ISD::ArgFlagsTy Flags = Outs[i].Flags;
2128         // Create frame index.
2129         int32_t Offset = VA.getLocMemOffset()+FPDiff;
2130         uint32_t OpSize = (VA.getLocVT().getSizeInBits()+7)/8;
2131         FI = MF.getFrameInfo()->CreateFixedObject(OpSize, Offset, true);
2132         FIN = DAG.getFrameIndex(FI, getPointerTy());
2133
2134         if (Flags.isByVal()) {
2135           // Copy relative to framepointer.
2136           SDValue Source = DAG.getIntPtrConstant(VA.getLocMemOffset());
2137           if (StackPtr.getNode() == 0)
2138             StackPtr = DAG.getCopyFromReg(Chain, dl, X86StackPtr,
2139                                           getPointerTy());
2140           Source = DAG.getNode(ISD::ADD, dl, getPointerTy(), StackPtr, Source);
2141
2142           MemOpChains2.push_back(CreateCopyOfByValArgument(Source, FIN,
2143                                                            ArgChain,
2144                                                            Flags, DAG, dl));
2145         } else {
2146           // Store relative to framepointer.
2147           MemOpChains2.push_back(
2148             DAG.getStore(ArgChain, dl, Arg, FIN,
2149                          PseudoSourceValue::getFixedStack(FI), 0,
2150                          false, false, 0));
2151         }
2152       }
2153     }
2154
2155     if (!MemOpChains2.empty())
2156       Chain = DAG.getNode(ISD::TokenFactor, dl, MVT::Other,
2157                           &MemOpChains2[0], MemOpChains2.size());
2158
2159     // Copy arguments to their registers.
2160     for (unsigned i = 0, e = RegsToPass.size(); i != e; ++i) {
2161       Chain = DAG.getCopyToReg(Chain, dl, RegsToPass[i].first,
2162                                RegsToPass[i].second, InFlag);
2163       InFlag = Chain.getValue(1);
2164     }
2165     InFlag =SDValue();
2166
2167     // Store the return address to the appropriate stack slot.
2168     Chain = EmitTailCallStoreRetAddr(DAG, MF, Chain, RetAddrFrIdx, Is64Bit,
2169                                      FPDiff, dl);
2170   }
2171
2172   if (getTargetMachine().getCodeModel() == CodeModel::Large) {
2173     assert(Is64Bit && "Large code model is only legal in 64-bit mode.");
2174     // In the 64-bit large code model, we have to make all calls
2175     // through a register, since the call instruction's 32-bit
2176     // pc-relative offset may not be large enough to hold the whole
2177     // address.
2178   } else if (GlobalAddressSDNode *G = dyn_cast<GlobalAddressSDNode>(Callee)) {
2179     // If the callee is a GlobalAddress node (quite common, every direct call
2180     // is) turn it into a TargetGlobalAddress node so that legalize doesn't hack
2181     // it.
2182
2183     // We should use extra load for direct calls to dllimported functions in
2184     // non-JIT mode.
2185     const GlobalValue *GV = G->getGlobal();
2186     if (!GV->hasDLLImportLinkage()) {
2187       unsigned char OpFlags = 0;
2188
2189       // On ELF targets, in both X86-64 and X86-32 mode, direct calls to
2190       // external symbols most go through the PLT in PIC mode.  If the symbol
2191       // has hidden or protected visibility, or if it is static or local, then
2192       // we don't need to use the PLT - we can directly call it.
2193       if (Subtarget->isTargetELF() &&
2194           getTargetMachine().getRelocationModel() == Reloc::PIC_ &&
2195           GV->hasDefaultVisibility() && !GV->hasLocalLinkage()) {
2196         OpFlags = X86II::MO_PLT;
2197       } else if (Subtarget->isPICStyleStubAny() &&
2198                (GV->isDeclaration() || GV->isWeakForLinker()) &&
2199                Subtarget->getDarwinVers() < 9) {
2200         // PC-relative references to external symbols should go through $stub,
2201         // unless we're building with the leopard linker or later, which
2202         // automatically synthesizes these stubs.
2203         OpFlags = X86II::MO_DARWIN_STUB;
2204       }
2205
2206       Callee = DAG.getTargetGlobalAddress(GV, dl, getPointerTy(),
2207                                           G->getOffset(), OpFlags);
2208     }
2209   } else if (ExternalSymbolSDNode *S = dyn_cast<ExternalSymbolSDNode>(Callee)) {
2210     unsigned char OpFlags = 0;
2211
2212     // On ELF targets, in either X86-64 or X86-32 mode, direct calls to external
2213     // symbols should go through the PLT.
2214     if (Subtarget->isTargetELF() &&
2215         getTargetMachine().getRelocationModel() == Reloc::PIC_) {
2216       OpFlags = X86II::MO_PLT;
2217     } else if (Subtarget->isPICStyleStubAny() &&
2218              Subtarget->getDarwinVers() < 9) {
2219       // PC-relative references to external symbols should go through $stub,
2220       // unless we're building with the leopard linker or later, which
2221       // automatically synthesizes these stubs.
2222       OpFlags = X86II::MO_DARWIN_STUB;
2223     }
2224
2225     Callee = DAG.getTargetExternalSymbol(S->getSymbol(), getPointerTy(),
2226                                          OpFlags);
2227   }
2228
2229   // Returns a chain & a flag for retval copy to use.
2230   SDVTList NodeTys = DAG.getVTList(MVT::Other, MVT::Flag);
2231   SmallVector<SDValue, 8> Ops;
2232
2233   if (!IsSibcall && isTailCall) {
2234     Chain = DAG.getCALLSEQ_END(Chain, DAG.getIntPtrConstant(NumBytes, true),
2235                            DAG.getIntPtrConstant(0, true), InFlag);
2236     InFlag = Chain.getValue(1);
2237   }
2238
2239   Ops.push_back(Chain);
2240   Ops.push_back(Callee);
2241
2242   if (isTailCall)
2243     Ops.push_back(DAG.getConstant(FPDiff, MVT::i32));
2244
2245   // Add argument registers to the end of the list so that they are known live
2246   // into the call.
2247   for (unsigned i = 0, e = RegsToPass.size(); i != e; ++i)
2248     Ops.push_back(DAG.getRegister(RegsToPass[i].first,
2249                                   RegsToPass[i].second.getValueType()));
2250
2251   // Add an implicit use GOT pointer in EBX.
2252   if (!isTailCall && Subtarget->isPICStyleGOT())
2253     Ops.push_back(DAG.getRegister(X86::EBX, getPointerTy()));
2254
2255   // Add an implicit use of AL for non-Windows x86 64-bit vararg functions.
2256   if (Is64Bit && isVarArg && !Subtarget->isTargetWin64())
2257     Ops.push_back(DAG.getRegister(X86::AL, MVT::i8));
2258
2259   if (InFlag.getNode())
2260     Ops.push_back(InFlag);
2261
2262   if (isTailCall) {
2263     // We used to do:
2264     //// If this is the first return lowered for this function, add the regs
2265     //// to the liveout set for the function.
2266     // This isn't right, although it's probably harmless on x86; liveouts
2267     // should be computed from returns not tail calls.  Consider a void
2268     // function making a tail call to a function returning int.
2269     return DAG.getNode(X86ISD::TC_RETURN, dl,
2270                        NodeTys, &Ops[0], Ops.size());
2271   }
2272
2273   Chain = DAG.getNode(X86ISD::CALL, dl, NodeTys, &Ops[0], Ops.size());
2274   InFlag = Chain.getValue(1);
2275
2276   // Create the CALLSEQ_END node.
2277   unsigned NumBytesForCalleeToPush;
2278   if (Subtarget->IsCalleePop(isVarArg, CallConv))
2279     NumBytesForCalleeToPush = NumBytes;    // Callee pops everything
2280   else if (!Is64Bit && !IsTailCallConvention(CallConv) && IsStructRet)
2281     // If this is a call to a struct-return function, the callee
2282     // pops the hidden struct pointer, so we have to push it back.
2283     // This is common for Darwin/X86, Linux & Mingw32 targets.
2284     NumBytesForCalleeToPush = 4;
2285   else
2286     NumBytesForCalleeToPush = 0;  // Callee pops nothing.
2287
2288   // Returns a flag for retval copy to use.
2289   if (!IsSibcall) {
2290     Chain = DAG.getCALLSEQ_END(Chain,
2291                                DAG.getIntPtrConstant(NumBytes, true),
2292                                DAG.getIntPtrConstant(NumBytesForCalleeToPush,
2293                                                      true),
2294                                InFlag);
2295     InFlag = Chain.getValue(1);
2296   }
2297
2298   // Handle result values, copying them out of physregs into vregs that we
2299   // return.
2300   return LowerCallResult(Chain, InFlag, CallConv, isVarArg,
2301                          Ins, dl, DAG, InVals);
2302 }
2303
2304
2305 //===----------------------------------------------------------------------===//
2306 //                Fast Calling Convention (tail call) implementation
2307 //===----------------------------------------------------------------------===//
2308
2309 //  Like std call, callee cleans arguments, convention except that ECX is
2310 //  reserved for storing the tail called function address. Only 2 registers are
2311 //  free for argument passing (inreg). Tail call optimization is performed
2312 //  provided:
2313 //                * tailcallopt is enabled
2314 //                * caller/callee are fastcc
2315 //  On X86_64 architecture with GOT-style position independent code only local
2316 //  (within module) calls are supported at the moment.
2317 //  To keep the stack aligned according to platform abi the function
2318 //  GetAlignedArgumentStackSize ensures that argument delta is always multiples
2319 //  of stack alignment. (Dynamic linkers need this - darwin's dyld for example)
2320 //  If a tail called function callee has more arguments than the caller the
2321 //  caller needs to make sure that there is room to move the RETADDR to. This is
2322 //  achieved by reserving an area the size of the argument delta right after the
2323 //  original REtADDR, but before the saved framepointer or the spilled registers
2324 //  e.g. caller(arg1, arg2) calls callee(arg1, arg2,arg3,arg4)
2325 //  stack layout:
2326 //    arg1
2327 //    arg2
2328 //    RETADDR
2329 //    [ new RETADDR
2330 //      move area ]
2331 //    (possible EBP)
2332 //    ESI
2333 //    EDI
2334 //    local1 ..
2335
2336 /// GetAlignedArgumentStackSize - Make the stack size align e.g 16n + 12 aligned
2337 /// for a 16 byte align requirement.
2338 unsigned
2339 X86TargetLowering::GetAlignedArgumentStackSize(unsigned StackSize,
2340                                                SelectionDAG& DAG) const {
2341   MachineFunction &MF = DAG.getMachineFunction();
2342   const TargetMachine &TM = MF.getTarget();
2343   const TargetFrameInfo &TFI = *TM.getFrameInfo();
2344   unsigned StackAlignment = TFI.getStackAlignment();
2345   uint64_t AlignMask = StackAlignment - 1;
2346   int64_t Offset = StackSize;
2347   uint64_t SlotSize = TD->getPointerSize();
2348   if ( (Offset & AlignMask) <= (StackAlignment - SlotSize) ) {
2349     // Number smaller than 12 so just add the difference.
2350     Offset += ((StackAlignment - SlotSize) - (Offset & AlignMask));
2351   } else {
2352     // Mask out lower bits, add stackalignment once plus the 12 bytes.
2353     Offset = ((~AlignMask) & Offset) + StackAlignment +
2354       (StackAlignment-SlotSize);
2355   }
2356   return Offset;
2357 }
2358
2359 /// MatchingStackOffset - Return true if the given stack call argument is
2360 /// already available in the same position (relatively) of the caller's
2361 /// incoming argument stack.
2362 static
2363 bool MatchingStackOffset(SDValue Arg, unsigned Offset, ISD::ArgFlagsTy Flags,
2364                          MachineFrameInfo *MFI, const MachineRegisterInfo *MRI,
2365                          const X86InstrInfo *TII) {
2366   unsigned Bytes = Arg.getValueType().getSizeInBits() / 8;
2367   int FI = INT_MAX;
2368   if (Arg.getOpcode() == ISD::CopyFromReg) {
2369     unsigned VR = cast<RegisterSDNode>(Arg.getOperand(1))->getReg();
2370     if (!VR || TargetRegisterInfo::isPhysicalRegister(VR))
2371       return false;
2372     MachineInstr *Def = MRI->getVRegDef(VR);
2373     if (!Def)
2374       return false;
2375     if (!Flags.isByVal()) {
2376       if (!TII->isLoadFromStackSlot(Def, FI))
2377         return false;
2378     } else {
2379       unsigned Opcode = Def->getOpcode();
2380       if ((Opcode == X86::LEA32r || Opcode == X86::LEA64r) &&
2381           Def->getOperand(1).isFI()) {
2382         FI = Def->getOperand(1).getIndex();
2383         Bytes = Flags.getByValSize();
2384       } else
2385         return false;
2386     }
2387   } else if (LoadSDNode *Ld = dyn_cast<LoadSDNode>(Arg)) {
2388     if (Flags.isByVal())
2389       // ByVal argument is passed in as a pointer but it's now being
2390       // dereferenced. e.g.
2391       // define @foo(%struct.X* %A) {
2392       //   tail call @bar(%struct.X* byval %A)
2393       // }
2394       return false;
2395     SDValue Ptr = Ld->getBasePtr();
2396     FrameIndexSDNode *FINode = dyn_cast<FrameIndexSDNode>(Ptr);
2397     if (!FINode)
2398       return false;
2399     FI = FINode->getIndex();
2400   } else
2401     return false;
2402
2403   assert(FI != INT_MAX);
2404   if (!MFI->isFixedObjectIndex(FI))
2405     return false;
2406   return Offset == MFI->getObjectOffset(FI) && Bytes == MFI->getObjectSize(FI);
2407 }
2408
2409 /// IsEligibleForTailCallOptimization - Check whether the call is eligible
2410 /// for tail call optimization. Targets which want to do tail call
2411 /// optimization should implement this function.
2412 bool
2413 X86TargetLowering::IsEligibleForTailCallOptimization(SDValue Callee,
2414                                                      CallingConv::ID CalleeCC,
2415                                                      bool isVarArg,
2416                                                      bool isCalleeStructRet,
2417                                                      bool isCallerStructRet,
2418                                     const SmallVectorImpl<ISD::OutputArg> &Outs,
2419                                     const SmallVectorImpl<SDValue> &OutVals,
2420                                     const SmallVectorImpl<ISD::InputArg> &Ins,
2421                                                      SelectionDAG& DAG) const {
2422   if (!IsTailCallConvention(CalleeCC) &&
2423       CalleeCC != CallingConv::C)
2424     return false;
2425
2426   // If -tailcallopt is specified, make fastcc functions tail-callable.
2427   const MachineFunction &MF = DAG.getMachineFunction();
2428   const Function *CallerF = DAG.getMachineFunction().getFunction();
2429   CallingConv::ID CallerCC = CallerF->getCallingConv();
2430   bool CCMatch = CallerCC == CalleeCC;
2431
2432   if (GuaranteedTailCallOpt) {
2433     if (IsTailCallConvention(CalleeCC) && CCMatch)
2434       return true;
2435     return false;
2436   }
2437
2438   // Look for obvious safe cases to perform tail call optimization that do not
2439   // require ABI changes. This is what gcc calls sibcall.
2440
2441   // Can't do sibcall if stack needs to be dynamically re-aligned. PEI needs to
2442   // emit a special epilogue.
2443   if (RegInfo->needsStackRealignment(MF))
2444     return false;
2445
2446   // Do not sibcall optimize vararg calls unless the call site is not passing
2447   // any arguments.
2448   if (isVarArg && !Outs.empty())
2449     return false;
2450
2451   // Also avoid sibcall optimization if either caller or callee uses struct
2452   // return semantics.
2453   if (isCalleeStructRet || isCallerStructRet)
2454     return false;
2455
2456   // If the call result is in ST0 / ST1, it needs to be popped off the x87 stack.
2457   // Therefore if it's not used by the call it is not safe to optimize this into
2458   // a sibcall.
2459   bool Unused = false;
2460   for (unsigned i = 0, e = Ins.size(); i != e; ++i) {
2461     if (!Ins[i].Used) {
2462       Unused = true;
2463       break;
2464     }
2465   }
2466   if (Unused) {
2467     SmallVector<CCValAssign, 16> RVLocs;
2468     CCState CCInfo(CalleeCC, false, getTargetMachine(),
2469                    RVLocs, *DAG.getContext());
2470     CCInfo.AnalyzeCallResult(Ins, RetCC_X86);
2471     for (unsigned i = 0, e = RVLocs.size(); i != e; ++i) {
2472       CCValAssign &VA = RVLocs[i];
2473       if (VA.getLocReg() == X86::ST0 || VA.getLocReg() == X86::ST1)
2474         return false;
2475     }
2476   }
2477
2478   // If the calling conventions do not match, then we'd better make sure the
2479   // results are returned in the same way as what the caller expects.
2480   if (!CCMatch) {
2481     SmallVector<CCValAssign, 16> RVLocs1;
2482     CCState CCInfo1(CalleeCC, false, getTargetMachine(),
2483                     RVLocs1, *DAG.getContext());
2484     CCInfo1.AnalyzeCallResult(Ins, RetCC_X86);
2485
2486     SmallVector<CCValAssign, 16> RVLocs2;
2487     CCState CCInfo2(CallerCC, false, getTargetMachine(),
2488                     RVLocs2, *DAG.getContext());
2489     CCInfo2.AnalyzeCallResult(Ins, RetCC_X86);
2490
2491     if (RVLocs1.size() != RVLocs2.size())
2492       return false;
2493     for (unsigned i = 0, e = RVLocs1.size(); i != e; ++i) {
2494       if (RVLocs1[i].isRegLoc() != RVLocs2[i].isRegLoc())
2495         return false;
2496       if (RVLocs1[i].getLocInfo() != RVLocs2[i].getLocInfo())
2497         return false;
2498       if (RVLocs1[i].isRegLoc()) {
2499         if (RVLocs1[i].getLocReg() != RVLocs2[i].getLocReg())
2500           return false;
2501       } else {
2502         if (RVLocs1[i].getLocMemOffset() != RVLocs2[i].getLocMemOffset())
2503           return false;
2504       }
2505     }
2506   }
2507
2508   // If the callee takes no arguments then go on to check the results of the
2509   // call.
2510   if (!Outs.empty()) {
2511     // Check if stack adjustment is needed. For now, do not do this if any
2512     // argument is passed on the stack.
2513     SmallVector<CCValAssign, 16> ArgLocs;
2514     CCState CCInfo(CalleeCC, isVarArg, getTargetMachine(),
2515                    ArgLocs, *DAG.getContext());
2516     CCInfo.AnalyzeCallOperands(Outs, CCAssignFnForNode(CalleeCC));
2517     if (CCInfo.getNextStackOffset()) {
2518       MachineFunction &MF = DAG.getMachineFunction();
2519       if (MF.getInfo<X86MachineFunctionInfo>()->getBytesToPopOnReturn())
2520         return false;
2521       if (Subtarget->isTargetWin64())
2522         // Win64 ABI has additional complications.
2523         return false;
2524
2525       // Check if the arguments are already laid out in the right way as
2526       // the caller's fixed stack objects.
2527       MachineFrameInfo *MFI = MF.getFrameInfo();
2528       const MachineRegisterInfo *MRI = &MF.getRegInfo();
2529       const X86InstrInfo *TII =
2530         ((X86TargetMachine&)getTargetMachine()).getInstrInfo();
2531       for (unsigned i = 0, e = ArgLocs.size(); i != e; ++i) {
2532         CCValAssign &VA = ArgLocs[i];
2533         SDValue Arg = OutVals[i];
2534         ISD::ArgFlagsTy Flags = Outs[i].Flags;
2535         if (VA.getLocInfo() == CCValAssign::Indirect)
2536           return false;
2537         if (!VA.isRegLoc()) {
2538           if (!MatchingStackOffset(Arg, VA.getLocMemOffset(), Flags,
2539                                    MFI, MRI, TII))
2540             return false;
2541         }
2542       }
2543     }
2544
2545     // If the tailcall address may be in a register, then make sure it's
2546     // possible to register allocate for it. In 32-bit, the call address can
2547     // only target EAX, EDX, or ECX since the tail call must be scheduled after
2548     // callee-saved registers are restored. These happen to be the same
2549     // registers used to pass 'inreg' arguments so watch out for those.
2550     if (!Subtarget->is64Bit() &&
2551         !isa<GlobalAddressSDNode>(Callee) &&
2552         !isa<ExternalSymbolSDNode>(Callee)) {
2553       unsigned NumInRegs = 0;
2554       for (unsigned i = 0, e = ArgLocs.size(); i != e; ++i) {
2555         CCValAssign &VA = ArgLocs[i];
2556         if (!VA.isRegLoc())
2557           continue;
2558         unsigned Reg = VA.getLocReg();
2559         switch (Reg) {
2560         default: break;
2561         case X86::EAX: case X86::EDX: case X86::ECX:
2562           if (++NumInRegs == 3)
2563             return false;
2564           break;
2565         }
2566       }
2567     }
2568   }
2569
2570   return true;
2571 }
2572
2573 FastISel *
2574 X86TargetLowering::createFastISel(FunctionLoweringInfo &funcInfo) const {
2575   return X86::createFastISel(funcInfo);
2576 }
2577
2578
2579 //===----------------------------------------------------------------------===//
2580 //                           Other Lowering Hooks
2581 //===----------------------------------------------------------------------===//
2582
2583 static bool MayFoldLoad(SDValue Op) {
2584   return Op.hasOneUse() && ISD::isNormalLoad(Op.getNode());
2585 }
2586
2587 static bool MayFoldIntoStore(SDValue Op) {
2588   return Op.hasOneUse() && ISD::isNormalStore(*Op.getNode()->use_begin());
2589 }
2590
2591 static bool isTargetShuffle(unsigned Opcode) {
2592   switch(Opcode) {
2593   default: return false;
2594   case X86ISD::PSHUFD:
2595   case X86ISD::PSHUFHW:
2596   case X86ISD::PSHUFLW:
2597   case X86ISD::SHUFPD:
2598   case X86ISD::PALIGN:
2599   case X86ISD::SHUFPS:
2600   case X86ISD::MOVLHPS:
2601   case X86ISD::MOVLHPD:
2602   case X86ISD::MOVHLPS:
2603   case X86ISD::MOVLPS:
2604   case X86ISD::MOVLPD:
2605   case X86ISD::MOVSHDUP:
2606   case X86ISD::MOVSLDUP:
2607   case X86ISD::MOVSS:
2608   case X86ISD::MOVSD:
2609   case X86ISD::UNPCKLPS:
2610   case X86ISD::UNPCKLPD:
2611   case X86ISD::PUNPCKLWD:
2612   case X86ISD::PUNPCKLBW:
2613   case X86ISD::PUNPCKLDQ:
2614   case X86ISD::PUNPCKLQDQ:
2615   case X86ISD::UNPCKHPS:
2616   case X86ISD::UNPCKHPD:
2617   case X86ISD::PUNPCKHWD:
2618   case X86ISD::PUNPCKHBW:
2619   case X86ISD::PUNPCKHDQ:
2620   case X86ISD::PUNPCKHQDQ:
2621     return true;
2622   }
2623   return false;
2624 }
2625
2626 static SDValue getTargetShuffleNode(unsigned Opc, DebugLoc dl, EVT VT,
2627                                                SDValue V1, SelectionDAG &DAG) {
2628   switch(Opc) {
2629   default: llvm_unreachable("Unknown x86 shuffle node");
2630   case X86ISD::MOVSHDUP:
2631   case X86ISD::MOVSLDUP:
2632     return DAG.getNode(Opc, dl, VT, V1);
2633   }
2634
2635   return SDValue();
2636 }
2637
2638 static SDValue getTargetShuffleNode(unsigned Opc, DebugLoc dl, EVT VT,
2639                           SDValue V1, unsigned TargetMask, SelectionDAG &DAG) {
2640   switch(Opc) {
2641   default: llvm_unreachable("Unknown x86 shuffle node");
2642   case X86ISD::PSHUFD:
2643   case X86ISD::PSHUFHW:
2644   case X86ISD::PSHUFLW:
2645     return DAG.getNode(Opc, dl, VT, V1, DAG.getConstant(TargetMask, MVT::i8));
2646   }
2647
2648   return SDValue();
2649 }
2650
2651 static SDValue getTargetShuffleNode(unsigned Opc, DebugLoc dl, EVT VT,
2652                SDValue V1, SDValue V2, unsigned TargetMask, SelectionDAG &DAG) {
2653   switch(Opc) {
2654   default: llvm_unreachable("Unknown x86 shuffle node");
2655   case X86ISD::PALIGN:
2656   case X86ISD::SHUFPD:
2657   case X86ISD::SHUFPS:
2658     return DAG.getNode(Opc, dl, VT, V1, V2,
2659                        DAG.getConstant(TargetMask, MVT::i8));
2660   }
2661   return SDValue();
2662 }
2663
2664 static SDValue getTargetShuffleNode(unsigned Opc, DebugLoc dl, EVT VT,
2665                                     SDValue V1, SDValue V2, SelectionDAG &DAG) {
2666   switch(Opc) {
2667   default: llvm_unreachable("Unknown x86 shuffle node");
2668   case X86ISD::MOVLHPS:
2669   case X86ISD::MOVLHPD:
2670   case X86ISD::MOVHLPS:
2671   case X86ISD::MOVLPS:
2672   case X86ISD::MOVLPD:
2673   case X86ISD::MOVSS:
2674   case X86ISD::MOVSD:
2675   case X86ISD::UNPCKLPS:
2676   case X86ISD::UNPCKLPD:
2677   case X86ISD::PUNPCKLWD:
2678   case X86ISD::PUNPCKLBW:
2679   case X86ISD::PUNPCKLDQ:
2680   case X86ISD::PUNPCKLQDQ:
2681   case X86ISD::UNPCKHPS:
2682   case X86ISD::UNPCKHPD:
2683   case X86ISD::PUNPCKHWD:
2684   case X86ISD::PUNPCKHBW:
2685   case X86ISD::PUNPCKHDQ:
2686   case X86ISD::PUNPCKHQDQ:
2687     return DAG.getNode(Opc, dl, VT, V1, V2);
2688   }
2689   return SDValue();
2690 }
2691
2692 SDValue X86TargetLowering::getReturnAddressFrameIndex(SelectionDAG &DAG) const {
2693   MachineFunction &MF = DAG.getMachineFunction();
2694   X86MachineFunctionInfo *FuncInfo = MF.getInfo<X86MachineFunctionInfo>();
2695   int ReturnAddrIndex = FuncInfo->getRAIndex();
2696
2697   if (ReturnAddrIndex == 0) {
2698     // Set up a frame object for the return address.
2699     uint64_t SlotSize = TD->getPointerSize();
2700     ReturnAddrIndex = MF.getFrameInfo()->CreateFixedObject(SlotSize, -SlotSize,
2701                                                            false);
2702     FuncInfo->setRAIndex(ReturnAddrIndex);
2703   }
2704
2705   return DAG.getFrameIndex(ReturnAddrIndex, getPointerTy());
2706 }
2707
2708
2709 bool X86::isOffsetSuitableForCodeModel(int64_t Offset, CodeModel::Model M,
2710                                        bool hasSymbolicDisplacement) {
2711   // Offset should fit into 32 bit immediate field.
2712   if (!isInt<32>(Offset))
2713     return false;
2714
2715   // If we don't have a symbolic displacement - we don't have any extra
2716   // restrictions.
2717   if (!hasSymbolicDisplacement)
2718     return true;
2719
2720   // FIXME: Some tweaks might be needed for medium code model.
2721   if (M != CodeModel::Small && M != CodeModel::Kernel)
2722     return false;
2723
2724   // For small code model we assume that latest object is 16MB before end of 31
2725   // bits boundary. We may also accept pretty large negative constants knowing
2726   // that all objects are in the positive half of address space.
2727   if (M == CodeModel::Small && Offset < 16*1024*1024)
2728     return true;
2729
2730   // For kernel code model we know that all object resist in the negative half
2731   // of 32bits address space. We may not accept negative offsets, since they may
2732   // be just off and we may accept pretty large positive ones.
2733   if (M == CodeModel::Kernel && Offset > 0)
2734     return true;
2735
2736   return false;
2737 }
2738
2739 /// TranslateX86CC - do a one to one translation of a ISD::CondCode to the X86
2740 /// specific condition code, returning the condition code and the LHS/RHS of the
2741 /// comparison to make.
2742 static unsigned TranslateX86CC(ISD::CondCode SetCCOpcode, bool isFP,
2743                                SDValue &LHS, SDValue &RHS, SelectionDAG &DAG) {
2744   if (!isFP) {
2745     if (ConstantSDNode *RHSC = dyn_cast<ConstantSDNode>(RHS)) {
2746       if (SetCCOpcode == ISD::SETGT && RHSC->isAllOnesValue()) {
2747         // X > -1   -> X == 0, jump !sign.
2748         RHS = DAG.getConstant(0, RHS.getValueType());
2749         return X86::COND_NS;
2750       } else if (SetCCOpcode == ISD::SETLT && RHSC->isNullValue()) {
2751         // X < 0   -> X == 0, jump on sign.
2752         return X86::COND_S;
2753       } else if (SetCCOpcode == ISD::SETLT && RHSC->getZExtValue() == 1) {
2754         // X < 1   -> X <= 0
2755         RHS = DAG.getConstant(0, RHS.getValueType());
2756         return X86::COND_LE;
2757       }
2758     }
2759
2760     switch (SetCCOpcode) {
2761     default: llvm_unreachable("Invalid integer condition!");
2762     case ISD::SETEQ:  return X86::COND_E;
2763     case ISD::SETGT:  return X86::COND_G;
2764     case ISD::SETGE:  return X86::COND_GE;
2765     case ISD::SETLT:  return X86::COND_L;
2766     case ISD::SETLE:  return X86::COND_LE;
2767     case ISD::SETNE:  return X86::COND_NE;
2768     case ISD::SETULT: return X86::COND_B;
2769     case ISD::SETUGT: return X86::COND_A;
2770     case ISD::SETULE: return X86::COND_BE;
2771     case ISD::SETUGE: return X86::COND_AE;
2772     }
2773   }
2774
2775   // First determine if it is required or is profitable to flip the operands.
2776
2777   // If LHS is a foldable load, but RHS is not, flip the condition.
2778   if ((ISD::isNON_EXTLoad(LHS.getNode()) && LHS.hasOneUse()) &&
2779       !(ISD::isNON_EXTLoad(RHS.getNode()) && RHS.hasOneUse())) {
2780     SetCCOpcode = getSetCCSwappedOperands(SetCCOpcode);
2781     std::swap(LHS, RHS);
2782   }
2783
2784   switch (SetCCOpcode) {
2785   default: break;
2786   case ISD::SETOLT:
2787   case ISD::SETOLE:
2788   case ISD::SETUGT:
2789   case ISD::SETUGE:
2790     std::swap(LHS, RHS);
2791     break;
2792   }
2793
2794   // On a floating point condition, the flags are set as follows:
2795   // ZF  PF  CF   op
2796   //  0 | 0 | 0 | X > Y
2797   //  0 | 0 | 1 | X < Y
2798   //  1 | 0 | 0 | X == Y
2799   //  1 | 1 | 1 | unordered
2800   switch (SetCCOpcode) {
2801   default: llvm_unreachable("Condcode should be pre-legalized away");
2802   case ISD::SETUEQ:
2803   case ISD::SETEQ:   return X86::COND_E;
2804   case ISD::SETOLT:              // flipped
2805   case ISD::SETOGT:
2806   case ISD::SETGT:   return X86::COND_A;
2807   case ISD::SETOLE:              // flipped
2808   case ISD::SETOGE:
2809   case ISD::SETGE:   return X86::COND_AE;
2810   case ISD::SETUGT:              // flipped
2811   case ISD::SETULT:
2812   case ISD::SETLT:   return X86::COND_B;
2813   case ISD::SETUGE:              // flipped
2814   case ISD::SETULE:
2815   case ISD::SETLE:   return X86::COND_BE;
2816   case ISD::SETONE:
2817   case ISD::SETNE:   return X86::COND_NE;
2818   case ISD::SETUO:   return X86::COND_P;
2819   case ISD::SETO:    return X86::COND_NP;
2820   case ISD::SETOEQ:
2821   case ISD::SETUNE:  return X86::COND_INVALID;
2822   }
2823 }
2824
2825 /// hasFPCMov - is there a floating point cmov for the specific X86 condition
2826 /// code. Current x86 isa includes the following FP cmov instructions:
2827 /// fcmovb, fcomvbe, fcomve, fcmovu, fcmovae, fcmova, fcmovne, fcmovnu.
2828 static bool hasFPCMov(unsigned X86CC) {
2829   switch (X86CC) {
2830   default:
2831     return false;
2832   case X86::COND_B:
2833   case X86::COND_BE:
2834   case X86::COND_E:
2835   case X86::COND_P:
2836   case X86::COND_A:
2837   case X86::COND_AE:
2838   case X86::COND_NE:
2839   case X86::COND_NP:
2840     return true;
2841   }
2842 }
2843
2844 /// isFPImmLegal - Returns true if the target can instruction select the
2845 /// specified FP immediate natively. If false, the legalizer will
2846 /// materialize the FP immediate as a load from a constant pool.
2847 bool X86TargetLowering::isFPImmLegal(const APFloat &Imm, EVT VT) const {
2848   for (unsigned i = 0, e = LegalFPImmediates.size(); i != e; ++i) {
2849     if (Imm.bitwiseIsEqual(LegalFPImmediates[i]))
2850       return true;
2851   }
2852   return false;
2853 }
2854
2855 /// isUndefOrInRange - Return true if Val is undef or if its value falls within
2856 /// the specified range (L, H].
2857 static bool isUndefOrInRange(int Val, int Low, int Hi) {
2858   return (Val < 0) || (Val >= Low && Val < Hi);
2859 }
2860
2861 /// isUndefOrEqual - Val is either less than zero (undef) or equal to the
2862 /// specified value.
2863 static bool isUndefOrEqual(int Val, int CmpVal) {
2864   if (Val < 0 || Val == CmpVal)
2865     return true;
2866   return false;
2867 }
2868
2869 /// isPSHUFDMask - Return true if the node specifies a shuffle of elements that
2870 /// is suitable for input to PSHUFD or PSHUFW.  That is, it doesn't reference
2871 /// the second operand.
2872 static bool isPSHUFDMask(const SmallVectorImpl<int> &Mask, EVT VT) {
2873   if (VT == MVT::v4f32 || VT == MVT::v4i32 || VT == MVT::v4i16)
2874     return (Mask[0] < 4 && Mask[1] < 4 && Mask[2] < 4 && Mask[3] < 4);
2875   if (VT == MVT::v2f64 || VT == MVT::v2i64)
2876     return (Mask[0] < 2 && Mask[1] < 2);
2877   return false;
2878 }
2879
2880 bool X86::isPSHUFDMask(ShuffleVectorSDNode *N) {
2881   SmallVector<int, 8> M;
2882   N->getMask(M);
2883   return ::isPSHUFDMask(M, N->getValueType(0));
2884 }
2885
2886 /// isPSHUFHWMask - Return true if the node specifies a shuffle of elements that
2887 /// is suitable for input to PSHUFHW.
2888 static bool isPSHUFHWMask(const SmallVectorImpl<int> &Mask, EVT VT) {
2889   if (VT != MVT::v8i16)
2890     return false;
2891
2892   // Lower quadword copied in order or undef.
2893   for (int i = 0; i != 4; ++i)
2894     if (Mask[i] >= 0 && Mask[i] != i)
2895       return false;
2896
2897   // Upper quadword shuffled.
2898   for (int i = 4; i != 8; ++i)
2899     if (Mask[i] >= 0 && (Mask[i] < 4 || Mask[i] > 7))
2900       return false;
2901
2902   return true;
2903 }
2904
2905 bool X86::isPSHUFHWMask(ShuffleVectorSDNode *N) {
2906   SmallVector<int, 8> M;
2907   N->getMask(M);
2908   return ::isPSHUFHWMask(M, N->getValueType(0));
2909 }
2910
2911 /// isPSHUFLWMask - Return true if the node specifies a shuffle of elements that
2912 /// is suitable for input to PSHUFLW.
2913 static bool isPSHUFLWMask(const SmallVectorImpl<int> &Mask, EVT VT) {
2914   if (VT != MVT::v8i16)
2915     return false;
2916
2917   // Upper quadword copied in order.
2918   for (int i = 4; i != 8; ++i)
2919     if (Mask[i] >= 0 && Mask[i] != i)
2920       return false;
2921
2922   // Lower quadword shuffled.
2923   for (int i = 0; i != 4; ++i)
2924     if (Mask[i] >= 4)
2925       return false;
2926
2927   return true;
2928 }
2929
2930 bool X86::isPSHUFLWMask(ShuffleVectorSDNode *N) {
2931   SmallVector<int, 8> M;
2932   N->getMask(M);
2933   return ::isPSHUFLWMask(M, N->getValueType(0));
2934 }
2935
2936 /// isPALIGNRMask - Return true if the node specifies a shuffle of elements that
2937 /// is suitable for input to PALIGNR.
2938 static bool isPALIGNRMask(const SmallVectorImpl<int> &Mask, EVT VT,
2939                           bool hasSSSE3) {
2940   int i, e = VT.getVectorNumElements();
2941   
2942   // Do not handle v2i64 / v2f64 shuffles with palignr.
2943   if (e < 4 || !hasSSSE3)
2944     return false;
2945   
2946   for (i = 0; i != e; ++i)
2947     if (Mask[i] >= 0)
2948       break;
2949   
2950   // All undef, not a palignr.
2951   if (i == e)
2952     return false;
2953
2954   // Determine if it's ok to perform a palignr with only the LHS, since we
2955   // don't have access to the actual shuffle elements to see if RHS is undef.
2956   bool Unary = Mask[i] < (int)e;
2957   bool NeedsUnary = false;
2958
2959   int s = Mask[i] - i;
2960   
2961   // Check the rest of the elements to see if they are consecutive.
2962   for (++i; i != e; ++i) {
2963     int m = Mask[i];
2964     if (m < 0) 
2965       continue;
2966     
2967     Unary = Unary && (m < (int)e);
2968     NeedsUnary = NeedsUnary || (m < s);
2969
2970     if (NeedsUnary && !Unary)
2971       return false;
2972     if (Unary && m != ((s+i) & (e-1)))
2973       return false;
2974     if (!Unary && m != (s+i))
2975       return false;
2976   }
2977   return true;
2978 }
2979
2980 bool X86::isPALIGNRMask(ShuffleVectorSDNode *N) {
2981   SmallVector<int, 8> M;
2982   N->getMask(M);
2983   return ::isPALIGNRMask(M, N->getValueType(0), true);
2984 }
2985
2986 /// isSHUFPMask - Return true if the specified VECTOR_SHUFFLE operand
2987 /// specifies a shuffle of elements that is suitable for input to SHUFP*.
2988 static bool isSHUFPMask(const SmallVectorImpl<int> &Mask, EVT VT) {
2989   int NumElems = VT.getVectorNumElements();
2990   if (NumElems != 2 && NumElems != 4)
2991     return false;
2992
2993   int Half = NumElems / 2;
2994   for (int i = 0; i < Half; ++i)
2995     if (!isUndefOrInRange(Mask[i], 0, NumElems))
2996       return false;
2997   for (int i = Half; i < NumElems; ++i)
2998     if (!isUndefOrInRange(Mask[i], NumElems, NumElems*2))
2999       return false;
3000
3001   return true;
3002 }
3003
3004 bool X86::isSHUFPMask(ShuffleVectorSDNode *N) {
3005   SmallVector<int, 8> M;
3006   N->getMask(M);
3007   return ::isSHUFPMask(M, N->getValueType(0));
3008 }
3009
3010 /// isCommutedSHUFP - Returns true if the shuffle mask is exactly
3011 /// the reverse of what x86 shuffles want. x86 shuffles requires the lower
3012 /// half elements to come from vector 1 (which would equal the dest.) and
3013 /// the upper half to come from vector 2.
3014 static bool isCommutedSHUFPMask(const SmallVectorImpl<int> &Mask, EVT VT) {
3015   int NumElems = VT.getVectorNumElements();
3016
3017   if (NumElems != 2 && NumElems != 4)
3018     return false;
3019
3020   int Half = NumElems / 2;
3021   for (int i = 0; i < Half; ++i)
3022     if (!isUndefOrInRange(Mask[i], NumElems, NumElems*2))
3023       return false;
3024   for (int i = Half; i < NumElems; ++i)
3025     if (!isUndefOrInRange(Mask[i], 0, NumElems))
3026       return false;
3027   return true;
3028 }
3029
3030 static bool isCommutedSHUFP(ShuffleVectorSDNode *N) {
3031   SmallVector<int, 8> M;
3032   N->getMask(M);
3033   return isCommutedSHUFPMask(M, N->getValueType(0));
3034 }
3035
3036 /// isMOVHLPSMask - Return true if the specified VECTOR_SHUFFLE operand
3037 /// specifies a shuffle of elements that is suitable for input to MOVHLPS.
3038 bool X86::isMOVHLPSMask(ShuffleVectorSDNode *N) {
3039   if (N->getValueType(0).getVectorNumElements() != 4)
3040     return false;
3041
3042   // Expect bit0 == 6, bit1 == 7, bit2 == 2, bit3 == 3
3043   return isUndefOrEqual(N->getMaskElt(0), 6) &&
3044          isUndefOrEqual(N->getMaskElt(1), 7) &&
3045          isUndefOrEqual(N->getMaskElt(2), 2) &&
3046          isUndefOrEqual(N->getMaskElt(3), 3);
3047 }
3048
3049 /// isMOVHLPS_v_undef_Mask - Special case of isMOVHLPSMask for canonical form
3050 /// of vector_shuffle v, v, <2, 3, 2, 3>, i.e. vector_shuffle v, undef,
3051 /// <2, 3, 2, 3>
3052 bool X86::isMOVHLPS_v_undef_Mask(ShuffleVectorSDNode *N) {
3053   unsigned NumElems = N->getValueType(0).getVectorNumElements();
3054   
3055   if (NumElems != 4)
3056     return false;
3057   
3058   return isUndefOrEqual(N->getMaskElt(0), 2) &&
3059   isUndefOrEqual(N->getMaskElt(1), 3) &&
3060   isUndefOrEqual(N->getMaskElt(2), 2) &&
3061   isUndefOrEqual(N->getMaskElt(3), 3);
3062 }
3063
3064 /// isMOVLPMask - Return true if the specified VECTOR_SHUFFLE operand
3065 /// specifies a shuffle of elements that is suitable for input to MOVLP{S|D}.
3066 bool X86::isMOVLPMask(ShuffleVectorSDNode *N) {
3067   unsigned NumElems = N->getValueType(0).getVectorNumElements();
3068
3069   if (NumElems != 2 && NumElems != 4)
3070     return false;
3071
3072   for (unsigned i = 0; i < NumElems/2; ++i)
3073     if (!isUndefOrEqual(N->getMaskElt(i), i + NumElems))
3074       return false;
3075
3076   for (unsigned i = NumElems/2; i < NumElems; ++i)
3077     if (!isUndefOrEqual(N->getMaskElt(i), i))
3078       return false;
3079
3080   return true;
3081 }
3082
3083 /// isMOVLHPSMask - Return true if the specified VECTOR_SHUFFLE operand
3084 /// specifies a shuffle of elements that is suitable for input to MOVLHPS.
3085 bool X86::isMOVLHPSMask(ShuffleVectorSDNode *N) {
3086   unsigned NumElems = N->getValueType(0).getVectorNumElements();
3087
3088   if (NumElems != 2 && NumElems != 4)
3089     return false;
3090
3091   for (unsigned i = 0; i < NumElems/2; ++i)
3092     if (!isUndefOrEqual(N->getMaskElt(i), i))
3093       return false;
3094
3095   for (unsigned i = 0; i < NumElems/2; ++i)
3096     if (!isUndefOrEqual(N->getMaskElt(i + NumElems/2), i + NumElems))
3097       return false;
3098
3099   return true;
3100 }
3101
3102 /// isUNPCKLMask - Return true if the specified VECTOR_SHUFFLE operand
3103 /// specifies a shuffle of elements that is suitable for input to UNPCKL.
3104 static bool isUNPCKLMask(const SmallVectorImpl<int> &Mask, EVT VT,
3105                          bool V2IsSplat = false) {
3106   int NumElts = VT.getVectorNumElements();
3107   if (NumElts != 2 && NumElts != 4 && NumElts != 8 && NumElts != 16)
3108     return false;
3109
3110   for (int i = 0, j = 0; i != NumElts; i += 2, ++j) {
3111     int BitI  = Mask[i];
3112     int BitI1 = Mask[i+1];
3113     if (!isUndefOrEqual(BitI, j))
3114       return false;
3115     if (V2IsSplat) {
3116       if (!isUndefOrEqual(BitI1, NumElts))
3117         return false;
3118     } else {
3119       if (!isUndefOrEqual(BitI1, j + NumElts))
3120         return false;
3121     }
3122   }
3123   return true;
3124 }
3125
3126 bool X86::isUNPCKLMask(ShuffleVectorSDNode *N, bool V2IsSplat) {
3127   SmallVector<int, 8> M;
3128   N->getMask(M);
3129   return ::isUNPCKLMask(M, N->getValueType(0), V2IsSplat);
3130 }
3131
3132 /// isUNPCKHMask - Return true if the specified VECTOR_SHUFFLE operand
3133 /// specifies a shuffle of elements that is suitable for input to UNPCKH.
3134 static bool isUNPCKHMask(const SmallVectorImpl<int> &Mask, EVT VT,
3135                          bool V2IsSplat = false) {
3136   int NumElts = VT.getVectorNumElements();
3137   if (NumElts != 2 && NumElts != 4 && NumElts != 8 && NumElts != 16)
3138     return false;
3139
3140   for (int i = 0, j = 0; i != NumElts; i += 2, ++j) {
3141     int BitI  = Mask[i];
3142     int BitI1 = Mask[i+1];
3143     if (!isUndefOrEqual(BitI, j + NumElts/2))
3144       return false;
3145     if (V2IsSplat) {
3146       if (isUndefOrEqual(BitI1, NumElts))
3147         return false;
3148     } else {
3149       if (!isUndefOrEqual(BitI1, j + NumElts/2 + NumElts))
3150         return false;
3151     }
3152   }
3153   return true;
3154 }
3155
3156 bool X86::isUNPCKHMask(ShuffleVectorSDNode *N, bool V2IsSplat) {
3157   SmallVector<int, 8> M;
3158   N->getMask(M);
3159   return ::isUNPCKHMask(M, N->getValueType(0), V2IsSplat);
3160 }
3161
3162 /// isUNPCKL_v_undef_Mask - Special case of isUNPCKLMask for canonical form
3163 /// of vector_shuffle v, v, <0, 4, 1, 5>, i.e. vector_shuffle v, undef,
3164 /// <0, 0, 1, 1>
3165 static bool isUNPCKL_v_undef_Mask(const SmallVectorImpl<int> &Mask, EVT VT) {
3166   int NumElems = VT.getVectorNumElements();
3167   if (NumElems != 2 && NumElems != 4 && NumElems != 8 && NumElems != 16)
3168     return false;
3169
3170   for (int i = 0, j = 0; i != NumElems; i += 2, ++j) {
3171     int BitI  = Mask[i];
3172     int BitI1 = Mask[i+1];
3173     if (!isUndefOrEqual(BitI, j))
3174       return false;
3175     if (!isUndefOrEqual(BitI1, j))
3176       return false;
3177   }
3178   return true;
3179 }
3180
3181 bool X86::isUNPCKL_v_undef_Mask(ShuffleVectorSDNode *N) {
3182   SmallVector<int, 8> M;
3183   N->getMask(M);
3184   return ::isUNPCKL_v_undef_Mask(M, N->getValueType(0));
3185 }
3186
3187 /// isUNPCKH_v_undef_Mask - Special case of isUNPCKHMask for canonical form
3188 /// of vector_shuffle v, v, <2, 6, 3, 7>, i.e. vector_shuffle v, undef,
3189 /// <2, 2, 3, 3>
3190 static bool isUNPCKH_v_undef_Mask(const SmallVectorImpl<int> &Mask, EVT VT) {
3191   int NumElems = VT.getVectorNumElements();
3192   if (NumElems != 2 && NumElems != 4 && NumElems != 8 && NumElems != 16)
3193     return false;
3194
3195   for (int i = 0, j = NumElems / 2; i != NumElems; i += 2, ++j) {
3196     int BitI  = Mask[i];
3197     int BitI1 = Mask[i+1];
3198     if (!isUndefOrEqual(BitI, j))
3199       return false;
3200     if (!isUndefOrEqual(BitI1, j))
3201       return false;
3202   }
3203   return true;
3204 }
3205
3206 bool X86::isUNPCKH_v_undef_Mask(ShuffleVectorSDNode *N) {
3207   SmallVector<int, 8> M;
3208   N->getMask(M);
3209   return ::isUNPCKH_v_undef_Mask(M, N->getValueType(0));
3210 }
3211
3212 /// isMOVLMask - Return true if the specified VECTOR_SHUFFLE operand
3213 /// specifies a shuffle of elements that is suitable for input to MOVSS,
3214 /// MOVSD, and MOVD, i.e. setting the lowest element.
3215 static bool isMOVLMask(const SmallVectorImpl<int> &Mask, EVT VT) {
3216   if (VT.getVectorElementType().getSizeInBits() < 32)
3217     return false;
3218
3219   int NumElts = VT.getVectorNumElements();
3220
3221   if (!isUndefOrEqual(Mask[0], NumElts))
3222     return false;
3223
3224   for (int i = 1; i < NumElts; ++i)
3225     if (!isUndefOrEqual(Mask[i], i))
3226       return false;
3227
3228   return true;
3229 }
3230
3231 bool X86::isMOVLMask(ShuffleVectorSDNode *N) {
3232   SmallVector<int, 8> M;
3233   N->getMask(M);
3234   return ::isMOVLMask(M, N->getValueType(0));
3235 }
3236
3237 /// isCommutedMOVL - Returns true if the shuffle mask is except the reverse
3238 /// of what x86 movss want. X86 movs requires the lowest  element to be lowest
3239 /// element of vector 2 and the other elements to come from vector 1 in order.
3240 static bool isCommutedMOVLMask(const SmallVectorImpl<int> &Mask, EVT VT,
3241                                bool V2IsSplat = false, bool V2IsUndef = false) {
3242   int NumOps = VT.getVectorNumElements();
3243   if (NumOps != 2 && NumOps != 4 && NumOps != 8 && NumOps != 16)
3244     return false;
3245
3246   if (!isUndefOrEqual(Mask[0], 0))
3247     return false;
3248
3249   for (int i = 1; i < NumOps; ++i)
3250     if (!(isUndefOrEqual(Mask[i], i+NumOps) ||
3251           (V2IsUndef && isUndefOrInRange(Mask[i], NumOps, NumOps*2)) ||
3252           (V2IsSplat && isUndefOrEqual(Mask[i], NumOps))))
3253       return false;
3254
3255   return true;
3256 }
3257
3258 static bool isCommutedMOVL(ShuffleVectorSDNode *N, bool V2IsSplat = false,
3259                            bool V2IsUndef = false) {
3260   SmallVector<int, 8> M;
3261   N->getMask(M);
3262   return isCommutedMOVLMask(M, N->getValueType(0), V2IsSplat, V2IsUndef);
3263 }
3264
3265 /// isMOVSHDUPMask - Return true if the specified VECTOR_SHUFFLE operand
3266 /// specifies a shuffle of elements that is suitable for input to MOVSHDUP.
3267 bool X86::isMOVSHDUPMask(ShuffleVectorSDNode *N) {
3268   if (N->getValueType(0).getVectorNumElements() != 4)
3269     return false;
3270
3271   // Expect 1, 1, 3, 3
3272   for (unsigned i = 0; i < 2; ++i) {
3273     int Elt = N->getMaskElt(i);
3274     if (Elt >= 0 && Elt != 1)
3275       return false;
3276   }
3277
3278   bool HasHi = false;
3279   for (unsigned i = 2; i < 4; ++i) {
3280     int Elt = N->getMaskElt(i);
3281     if (Elt >= 0 && Elt != 3)
3282       return false;
3283     if (Elt == 3)
3284       HasHi = true;
3285   }
3286   // Don't use movshdup if it can be done with a shufps.
3287   // FIXME: verify that matching u, u, 3, 3 is what we want.
3288   return HasHi;
3289 }
3290
3291 /// isMOVSLDUPMask - Return true if the specified VECTOR_SHUFFLE operand
3292 /// specifies a shuffle of elements that is suitable for input to MOVSLDUP.
3293 bool X86::isMOVSLDUPMask(ShuffleVectorSDNode *N) {
3294   if (N->getValueType(0).getVectorNumElements() != 4)
3295     return false;
3296
3297   // Expect 0, 0, 2, 2
3298   for (unsigned i = 0; i < 2; ++i)
3299     if (N->getMaskElt(i) > 0)
3300       return false;
3301
3302   bool HasHi = false;
3303   for (unsigned i = 2; i < 4; ++i) {
3304     int Elt = N->getMaskElt(i);
3305     if (Elt >= 0 && Elt != 2)
3306       return false;
3307     if (Elt == 2)
3308       HasHi = true;
3309   }
3310   // Don't use movsldup if it can be done with a shufps.
3311   return HasHi;
3312 }
3313
3314 /// isMOVDDUPMask - Return true if the specified VECTOR_SHUFFLE operand
3315 /// specifies a shuffle of elements that is suitable for input to MOVDDUP.
3316 bool X86::isMOVDDUPMask(ShuffleVectorSDNode *N) {
3317   int e = N->getValueType(0).getVectorNumElements() / 2;
3318
3319   for (int i = 0; i < e; ++i)
3320     if (!isUndefOrEqual(N->getMaskElt(i), i))
3321       return false;
3322   for (int i = 0; i < e; ++i)
3323     if (!isUndefOrEqual(N->getMaskElt(e+i), i))
3324       return false;
3325   return true;
3326 }
3327
3328 /// getShuffleSHUFImmediate - Return the appropriate immediate to shuffle
3329 /// the specified VECTOR_SHUFFLE mask with PSHUF* and SHUFP* instructions.
3330 unsigned X86::getShuffleSHUFImmediate(SDNode *N) {
3331   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(N);
3332   int NumOperands = SVOp->getValueType(0).getVectorNumElements();
3333
3334   unsigned Shift = (NumOperands == 4) ? 2 : 1;
3335   unsigned Mask = 0;
3336   for (int i = 0; i < NumOperands; ++i) {
3337     int Val = SVOp->getMaskElt(NumOperands-i-1);
3338     if (Val < 0) Val = 0;
3339     if (Val >= NumOperands) Val -= NumOperands;
3340     Mask |= Val;
3341     if (i != NumOperands - 1)
3342       Mask <<= Shift;
3343   }
3344   return Mask;
3345 }
3346
3347 /// getShufflePSHUFHWImmediate - Return the appropriate immediate to shuffle
3348 /// the specified VECTOR_SHUFFLE mask with the PSHUFHW instruction.
3349 unsigned X86::getShufflePSHUFHWImmediate(SDNode *N) {
3350   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(N);
3351   unsigned Mask = 0;
3352   // 8 nodes, but we only care about the last 4.
3353   for (unsigned i = 7; i >= 4; --i) {
3354     int Val = SVOp->getMaskElt(i);
3355     if (Val >= 0)
3356       Mask |= (Val - 4);
3357     if (i != 4)
3358       Mask <<= 2;
3359   }
3360   return Mask;
3361 }
3362
3363 /// getShufflePSHUFLWImmediate - Return the appropriate immediate to shuffle
3364 /// the specified VECTOR_SHUFFLE mask with the PSHUFLW instruction.
3365 unsigned X86::getShufflePSHUFLWImmediate(SDNode *N) {
3366   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(N);
3367   unsigned Mask = 0;
3368   // 8 nodes, but we only care about the first 4.
3369   for (int i = 3; i >= 0; --i) {
3370     int Val = SVOp->getMaskElt(i);
3371     if (Val >= 0)
3372       Mask |= Val;
3373     if (i != 0)
3374       Mask <<= 2;
3375   }
3376   return Mask;
3377 }
3378
3379 /// getShufflePALIGNRImmediate - Return the appropriate immediate to shuffle
3380 /// the specified VECTOR_SHUFFLE mask with the PALIGNR instruction.
3381 unsigned X86::getShufflePALIGNRImmediate(SDNode *N) {
3382   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(N);
3383   EVT VVT = N->getValueType(0);
3384   unsigned EltSize = VVT.getVectorElementType().getSizeInBits() >> 3;
3385   int Val = 0;
3386
3387   unsigned i, e;
3388   for (i = 0, e = VVT.getVectorNumElements(); i != e; ++i) {
3389     Val = SVOp->getMaskElt(i);
3390     if (Val >= 0)
3391       break;
3392   }
3393   return (Val - i) * EltSize;
3394 }
3395
3396 /// isZeroNode - Returns true if Elt is a constant zero or a floating point
3397 /// constant +0.0.
3398 bool X86::isZeroNode(SDValue Elt) {
3399   return ((isa<ConstantSDNode>(Elt) &&
3400            cast<ConstantSDNode>(Elt)->isNullValue()) ||
3401           (isa<ConstantFPSDNode>(Elt) &&
3402            cast<ConstantFPSDNode>(Elt)->getValueAPF().isPosZero()));
3403 }
3404
3405 /// CommuteVectorShuffle - Swap vector_shuffle operands as well as values in
3406 /// their permute mask.
3407 static SDValue CommuteVectorShuffle(ShuffleVectorSDNode *SVOp,
3408                                     SelectionDAG &DAG) {
3409   EVT VT = SVOp->getValueType(0);
3410   unsigned NumElems = VT.getVectorNumElements();
3411   SmallVector<int, 8> MaskVec;
3412
3413   for (unsigned i = 0; i != NumElems; ++i) {
3414     int idx = SVOp->getMaskElt(i);
3415     if (idx < 0)
3416       MaskVec.push_back(idx);
3417     else if (idx < (int)NumElems)
3418       MaskVec.push_back(idx + NumElems);
3419     else
3420       MaskVec.push_back(idx - NumElems);
3421   }
3422   return DAG.getVectorShuffle(VT, SVOp->getDebugLoc(), SVOp->getOperand(1),
3423                               SVOp->getOperand(0), &MaskVec[0]);
3424 }
3425
3426 /// CommuteVectorShuffleMask - Change values in a shuffle permute mask assuming
3427 /// the two vector operands have swapped position.
3428 static void CommuteVectorShuffleMask(SmallVectorImpl<int> &Mask, EVT VT) {
3429   unsigned NumElems = VT.getVectorNumElements();
3430   for (unsigned i = 0; i != NumElems; ++i) {
3431     int idx = Mask[i];
3432     if (idx < 0)
3433       continue;
3434     else if (idx < (int)NumElems)
3435       Mask[i] = idx + NumElems;
3436     else
3437       Mask[i] = idx - NumElems;
3438   }
3439 }
3440
3441 /// ShouldXformToMOVHLPS - Return true if the node should be transformed to
3442 /// match movhlps. The lower half elements should come from upper half of
3443 /// V1 (and in order), and the upper half elements should come from the upper
3444 /// half of V2 (and in order).
3445 static bool ShouldXformToMOVHLPS(ShuffleVectorSDNode *Op) {
3446   if (Op->getValueType(0).getVectorNumElements() != 4)
3447     return false;
3448   for (unsigned i = 0, e = 2; i != e; ++i)
3449     if (!isUndefOrEqual(Op->getMaskElt(i), i+2))
3450       return false;
3451   for (unsigned i = 2; i != 4; ++i)
3452     if (!isUndefOrEqual(Op->getMaskElt(i), i+4))
3453       return false;
3454   return true;
3455 }
3456
3457 /// isScalarLoadToVector - Returns true if the node is a scalar load that
3458 /// is promoted to a vector. It also returns the LoadSDNode by reference if
3459 /// required.
3460 static bool isScalarLoadToVector(SDNode *N, LoadSDNode **LD = NULL) {
3461   if (N->getOpcode() != ISD::SCALAR_TO_VECTOR)
3462     return false;
3463   N = N->getOperand(0).getNode();
3464   if (!ISD::isNON_EXTLoad(N))
3465     return false;
3466   if (LD)
3467     *LD = cast<LoadSDNode>(N);
3468   return true;
3469 }
3470
3471 /// ShouldXformToMOVLP{S|D} - Return true if the node should be transformed to
3472 /// match movlp{s|d}. The lower half elements should come from lower half of
3473 /// V1 (and in order), and the upper half elements should come from the upper
3474 /// half of V2 (and in order). And since V1 will become the source of the
3475 /// MOVLP, it must be either a vector load or a scalar load to vector.
3476 static bool ShouldXformToMOVLP(SDNode *V1, SDNode *V2,
3477                                ShuffleVectorSDNode *Op) {
3478   if (!ISD::isNON_EXTLoad(V1) && !isScalarLoadToVector(V1))
3479     return false;
3480   // Is V2 is a vector load, don't do this transformation. We will try to use
3481   // load folding shufps op.
3482   if (ISD::isNON_EXTLoad(V2))
3483     return false;
3484
3485   unsigned NumElems = Op->getValueType(0).getVectorNumElements();
3486
3487   if (NumElems != 2 && NumElems != 4)
3488     return false;
3489   for (unsigned i = 0, e = NumElems/2; i != e; ++i)
3490     if (!isUndefOrEqual(Op->getMaskElt(i), i))
3491       return false;
3492   for (unsigned i = NumElems/2; i != NumElems; ++i)
3493     if (!isUndefOrEqual(Op->getMaskElt(i), i+NumElems))
3494       return false;
3495   return true;
3496 }
3497
3498 /// isSplatVector - Returns true if N is a BUILD_VECTOR node whose elements are
3499 /// all the same.
3500 static bool isSplatVector(SDNode *N) {
3501   if (N->getOpcode() != ISD::BUILD_VECTOR)
3502     return false;
3503
3504   SDValue SplatValue = N->getOperand(0);
3505   for (unsigned i = 1, e = N->getNumOperands(); i != e; ++i)
3506     if (N->getOperand(i) != SplatValue)
3507       return false;
3508   return true;
3509 }
3510
3511 /// isZeroShuffle - Returns true if N is a VECTOR_SHUFFLE that can be resolved
3512 /// to an zero vector.
3513 /// FIXME: move to dag combiner / method on ShuffleVectorSDNode
3514 static bool isZeroShuffle(ShuffleVectorSDNode *N) {
3515   SDValue V1 = N->getOperand(0);
3516   SDValue V2 = N->getOperand(1);
3517   unsigned NumElems = N->getValueType(0).getVectorNumElements();
3518   for (unsigned i = 0; i != NumElems; ++i) {
3519     int Idx = N->getMaskElt(i);
3520     if (Idx >= (int)NumElems) {
3521       unsigned Opc = V2.getOpcode();
3522       if (Opc == ISD::UNDEF || ISD::isBuildVectorAllZeros(V2.getNode()))
3523         continue;
3524       if (Opc != ISD::BUILD_VECTOR ||
3525           !X86::isZeroNode(V2.getOperand(Idx-NumElems)))
3526         return false;
3527     } else if (Idx >= 0) {
3528       unsigned Opc = V1.getOpcode();
3529       if (Opc == ISD::UNDEF || ISD::isBuildVectorAllZeros(V1.getNode()))
3530         continue;
3531       if (Opc != ISD::BUILD_VECTOR ||
3532           !X86::isZeroNode(V1.getOperand(Idx)))
3533         return false;
3534     }
3535   }
3536   return true;
3537 }
3538
3539 /// getZeroVector - Returns a vector of specified type with all zero elements.
3540 ///
3541 static SDValue getZeroVector(EVT VT, bool HasSSE2, SelectionDAG &DAG,
3542                              DebugLoc dl) {
3543   assert(VT.isVector() && "Expected a vector type");
3544
3545   // Always build zero vectors as <4 x i32> or <2 x i32> bitcasted
3546   // to their dest type. This ensures they get CSE'd.
3547   SDValue Vec;
3548   if (VT.getSizeInBits() == 64) { // MMX
3549     SDValue Cst = DAG.getTargetConstant(0, MVT::i32);
3550     Vec = DAG.getNode(ISD::BUILD_VECTOR, dl, MVT::v2i32, Cst, Cst);
3551   } else if (VT.getSizeInBits() == 128) {
3552     if (HasSSE2) {  // SSE2
3553       SDValue Cst = DAG.getTargetConstant(0, MVT::i32);
3554       Vec = DAG.getNode(ISD::BUILD_VECTOR, dl, MVT::v4i32, Cst, Cst, Cst, Cst);
3555     } else { // SSE1
3556       SDValue Cst = DAG.getTargetConstantFP(+0.0, MVT::f32);
3557       Vec = DAG.getNode(ISD::BUILD_VECTOR, dl, MVT::v4f32, Cst, Cst, Cst, Cst);
3558     }
3559   } else if (VT.getSizeInBits() == 256) { // AVX
3560     // 256-bit logic and arithmetic instructions in AVX are
3561     // all floating-point, no support for integer ops. Default
3562     // to emitting fp zeroed vectors then.
3563     SDValue Cst = DAG.getTargetConstantFP(+0.0, MVT::f32);
3564     SDValue Ops[] = { Cst, Cst, Cst, Cst, Cst, Cst, Cst, Cst };
3565     Vec = DAG.getNode(ISD::BUILD_VECTOR, dl, MVT::v8f32, Ops, 8);
3566   }
3567   return DAG.getNode(ISD::BIT_CONVERT, dl, VT, Vec);
3568 }
3569
3570 /// getOnesVector - Returns a vector of specified type with all bits set.
3571 ///
3572 static SDValue getOnesVector(EVT VT, SelectionDAG &DAG, DebugLoc dl) {
3573   assert(VT.isVector() && "Expected a vector type");
3574
3575   // Always build ones vectors as <4 x i32> or <2 x i32> bitcasted to their dest
3576   // type.  This ensures they get CSE'd.
3577   SDValue Cst = DAG.getTargetConstant(~0U, MVT::i32);
3578   SDValue Vec;
3579   if (VT.getSizeInBits() == 64) // MMX
3580     Vec = DAG.getNode(ISD::BUILD_VECTOR, dl, MVT::v2i32, Cst, Cst);
3581   else // SSE
3582     Vec = DAG.getNode(ISD::BUILD_VECTOR, dl, MVT::v4i32, Cst, Cst, Cst, Cst);
3583   return DAG.getNode(ISD::BIT_CONVERT, dl, VT, Vec);
3584 }
3585
3586
3587 /// NormalizeMask - V2 is a splat, modify the mask (if needed) so all elements
3588 /// that point to V2 points to its first element.
3589 static SDValue NormalizeMask(ShuffleVectorSDNode *SVOp, SelectionDAG &DAG) {
3590   EVT VT = SVOp->getValueType(0);
3591   unsigned NumElems = VT.getVectorNumElements();
3592
3593   bool Changed = false;
3594   SmallVector<int, 8> MaskVec;
3595   SVOp->getMask(MaskVec);
3596
3597   for (unsigned i = 0; i != NumElems; ++i) {
3598     if (MaskVec[i] > (int)NumElems) {
3599       MaskVec[i] = NumElems;
3600       Changed = true;
3601     }
3602   }
3603   if (Changed)
3604     return DAG.getVectorShuffle(VT, SVOp->getDebugLoc(), SVOp->getOperand(0),
3605                                 SVOp->getOperand(1), &MaskVec[0]);
3606   return SDValue(SVOp, 0);
3607 }
3608
3609 /// getMOVLMask - Returns a vector_shuffle mask for an movs{s|d}, movd
3610 /// operation of specified width.
3611 static SDValue getMOVL(SelectionDAG &DAG, DebugLoc dl, EVT VT, SDValue V1,
3612                        SDValue V2) {
3613   unsigned NumElems = VT.getVectorNumElements();
3614   SmallVector<int, 8> Mask;
3615   Mask.push_back(NumElems);
3616   for (unsigned i = 1; i != NumElems; ++i)
3617     Mask.push_back(i);
3618   return DAG.getVectorShuffle(VT, dl, V1, V2, &Mask[0]);
3619 }
3620
3621 /// getUnpackl - Returns a vector_shuffle node for an unpackl operation.
3622 static SDValue getUnpackl(SelectionDAG &DAG, DebugLoc dl, EVT VT, SDValue V1,
3623                           SDValue V2) {
3624   unsigned NumElems = VT.getVectorNumElements();
3625   SmallVector<int, 8> Mask;
3626   for (unsigned i = 0, e = NumElems/2; i != e; ++i) {
3627     Mask.push_back(i);
3628     Mask.push_back(i + NumElems);
3629   }
3630   return DAG.getVectorShuffle(VT, dl, V1, V2, &Mask[0]);
3631 }
3632
3633 /// getUnpackhMask - Returns a vector_shuffle node for an unpackh operation.
3634 static SDValue getUnpackh(SelectionDAG &DAG, DebugLoc dl, EVT VT, SDValue V1,
3635                           SDValue V2) {
3636   unsigned NumElems = VT.getVectorNumElements();
3637   unsigned Half = NumElems/2;
3638   SmallVector<int, 8> Mask;
3639   for (unsigned i = 0; i != Half; ++i) {
3640     Mask.push_back(i + Half);
3641     Mask.push_back(i + NumElems + Half);
3642   }
3643   return DAG.getVectorShuffle(VT, dl, V1, V2, &Mask[0]);
3644 }
3645
3646 /// PromoteSplat - Promote a splat of v4i32, v8i16 or v16i8 to v4f32.
3647 static SDValue PromoteSplat(ShuffleVectorSDNode *SV, SelectionDAG &DAG) {
3648   if (SV->getValueType(0).getVectorNumElements() <= 4)
3649     return SDValue(SV, 0);
3650
3651   EVT PVT = MVT::v4f32;
3652   EVT VT = SV->getValueType(0);
3653   DebugLoc dl = SV->getDebugLoc();
3654   SDValue V1 = SV->getOperand(0);
3655   int NumElems = VT.getVectorNumElements();
3656   int EltNo = SV->getSplatIndex();
3657
3658   // unpack elements to the correct location
3659   while (NumElems > 4) {
3660     if (EltNo < NumElems/2) {
3661       V1 = getUnpackl(DAG, dl, VT, V1, V1);
3662     } else {
3663       V1 = getUnpackh(DAG, dl, VT, V1, V1);
3664       EltNo -= NumElems/2;
3665     }
3666     NumElems >>= 1;
3667   }
3668
3669   // Perform the splat.
3670   int SplatMask[4] = { EltNo, EltNo, EltNo, EltNo };
3671   V1 = DAG.getNode(ISD::BIT_CONVERT, dl, PVT, V1);
3672   V1 = DAG.getVectorShuffle(PVT, dl, V1, DAG.getUNDEF(PVT), &SplatMask[0]);
3673   return DAG.getNode(ISD::BIT_CONVERT, dl, VT, V1);
3674 }
3675
3676 /// getShuffleVectorZeroOrUndef - Return a vector_shuffle of the specified
3677 /// vector of zero or undef vector.  This produces a shuffle where the low
3678 /// element of V2 is swizzled into the zero/undef vector, landing at element
3679 /// Idx.  This produces a shuffle mask like 4,1,2,3 (idx=0) or  0,1,2,4 (idx=3).
3680 static SDValue getShuffleVectorZeroOrUndef(SDValue V2, unsigned Idx,
3681                                              bool isZero, bool HasSSE2,
3682                                              SelectionDAG &DAG) {
3683   EVT VT = V2.getValueType();
3684   SDValue V1 = isZero
3685     ? getZeroVector(VT, HasSSE2, DAG, V2.getDebugLoc()) : DAG.getUNDEF(VT);
3686   unsigned NumElems = VT.getVectorNumElements();
3687   SmallVector<int, 16> MaskVec;
3688   for (unsigned i = 0; i != NumElems; ++i)
3689     // If this is the insertion idx, put the low elt of V2 here.
3690     MaskVec.push_back(i == Idx ? NumElems : i);
3691   return DAG.getVectorShuffle(VT, V2.getDebugLoc(), V1, V2, &MaskVec[0]);
3692 }
3693
3694 /// getShuffleScalarElt - Returns the scalar element that will make up the ith
3695 /// element of the result of the vector shuffle.
3696 SDValue getShuffleScalarElt(SDNode *N, int Index, SelectionDAG &DAG,
3697                             unsigned Depth) {
3698   if (Depth == 6)
3699     return SDValue();  // Limit search depth.
3700
3701   SDValue V = SDValue(N, 0);
3702   EVT VT = V.getValueType();
3703   unsigned Opcode = V.getOpcode();
3704
3705   // Recurse into ISD::VECTOR_SHUFFLE node to find scalars.
3706   if (const ShuffleVectorSDNode *SV = dyn_cast<ShuffleVectorSDNode>(N)) {
3707     Index = SV->getMaskElt(Index);
3708
3709     if (Index < 0)
3710       return DAG.getUNDEF(VT.getVectorElementType());
3711
3712     int NumElems = VT.getVectorNumElements();
3713     SDValue NewV = (Index < NumElems) ? SV->getOperand(0) : SV->getOperand(1);
3714     return getShuffleScalarElt(NewV.getNode(), Index % NumElems, DAG, Depth+1);
3715   }
3716
3717   // Recurse into target specific vector shuffles to find scalars.
3718   if (isTargetShuffle(Opcode)) {
3719     int NumElems = VT.getVectorNumElements();
3720     SmallVector<unsigned, 16> ShuffleMask;
3721     SDValue ImmN;
3722
3723     switch(Opcode) {
3724     case X86ISD::SHUFPS:
3725     case X86ISD::SHUFPD:
3726       ImmN = N->getOperand(N->getNumOperands()-1);
3727       DecodeSHUFPSMask(NumElems,
3728                        cast<ConstantSDNode>(ImmN)->getZExtValue(),
3729                        ShuffleMask);
3730       break;
3731     case X86ISD::PUNPCKHBW:
3732     case X86ISD::PUNPCKHWD:
3733     case X86ISD::PUNPCKHDQ:
3734     case X86ISD::PUNPCKHQDQ:
3735       DecodePUNPCKHMask(NumElems, ShuffleMask);
3736       break;
3737     case X86ISD::UNPCKHPS:
3738     case X86ISD::UNPCKHPD:
3739       DecodeUNPCKHPMask(NumElems, ShuffleMask);
3740       break;
3741     case X86ISD::PUNPCKLBW:
3742     case X86ISD::PUNPCKLWD:
3743     case X86ISD::PUNPCKLDQ:
3744     case X86ISD::PUNPCKLQDQ:
3745       DecodePUNPCKLMask(NumElems, ShuffleMask);
3746       break;
3747     case X86ISD::UNPCKLPS:
3748     case X86ISD::UNPCKLPD:
3749       DecodeUNPCKLPMask(NumElems, ShuffleMask);
3750       break;
3751     case X86ISD::MOVHLPS:
3752       DecodeMOVHLPSMask(NumElems, ShuffleMask);
3753       break;
3754     case X86ISD::MOVLHPS:
3755       DecodeMOVLHPSMask(NumElems, ShuffleMask);
3756       break;
3757     case X86ISD::PSHUFD:
3758       ImmN = N->getOperand(N->getNumOperands()-1);
3759       DecodePSHUFMask(NumElems,
3760                       cast<ConstantSDNode>(ImmN)->getZExtValue(),
3761                       ShuffleMask);
3762       break;
3763     case X86ISD::PSHUFHW:
3764       ImmN = N->getOperand(N->getNumOperands()-1);
3765       DecodePSHUFHWMask(cast<ConstantSDNode>(ImmN)->getZExtValue(),
3766                         ShuffleMask);
3767       break;
3768     case X86ISD::PSHUFLW:
3769       ImmN = N->getOperand(N->getNumOperands()-1);
3770       DecodePSHUFLWMask(cast<ConstantSDNode>(ImmN)->getZExtValue(),
3771                         ShuffleMask);
3772       break;
3773     case X86ISD::MOVSS:
3774     case X86ISD::MOVSD: {
3775       // The index 0 always comes from the first element of the second source,
3776       // this is why MOVSS and MOVSD are used in the first place. The other
3777       // elements come from the other positions of the first source vector.
3778       unsigned OpNum = (Index == 0) ? 1 : 0;
3779       return getShuffleScalarElt(V.getOperand(OpNum).getNode(), Index, DAG,
3780                                  Depth+1);
3781     }
3782     default:
3783       assert("not implemented for target shuffle node");
3784       return SDValue();
3785     }
3786
3787     Index = ShuffleMask[Index];
3788     if (Index < 0)
3789       return DAG.getUNDEF(VT.getVectorElementType());
3790
3791     SDValue NewV = (Index < NumElems) ? N->getOperand(0) : N->getOperand(1);
3792     return getShuffleScalarElt(NewV.getNode(), Index % NumElems, DAG,
3793                                Depth+1);
3794   }
3795
3796   // Actual nodes that may contain scalar elements
3797   if (Opcode == ISD::BIT_CONVERT) {
3798     V = V.getOperand(0);
3799     EVT SrcVT = V.getValueType();
3800     unsigned NumElems = VT.getVectorNumElements();
3801
3802     if (!SrcVT.isVector() || SrcVT.getVectorNumElements() != NumElems)
3803       return SDValue();
3804   }
3805
3806   if (V.getOpcode() == ISD::SCALAR_TO_VECTOR)
3807     return (Index == 0) ? V.getOperand(0)
3808                           : DAG.getUNDEF(VT.getVectorElementType());
3809
3810   if (V.getOpcode() == ISD::BUILD_VECTOR)
3811     return V.getOperand(Index);
3812
3813   return SDValue();
3814 }
3815
3816 /// getNumOfConsecutiveZeros - Return the number of elements of a vector
3817 /// shuffle operation which come from a consecutively from a zero. The
3818 /// search can start in two diferent directions, from left or right.
3819 static
3820 unsigned getNumOfConsecutiveZeros(SDNode *N, int NumElems,
3821                                   bool ZerosFromLeft, SelectionDAG &DAG) {
3822   int i = 0;
3823
3824   while (i < NumElems) {
3825     unsigned Index = ZerosFromLeft ? i : NumElems-i-1;
3826     SDValue Elt = getShuffleScalarElt(N, Index, DAG, 0);
3827     if (!(Elt.getNode() &&
3828          (Elt.getOpcode() == ISD::UNDEF || X86::isZeroNode(Elt))))
3829       break;
3830     ++i;
3831   }
3832
3833   return i;
3834 }
3835
3836 /// isShuffleMaskConsecutive - Check if the shuffle mask indicies from MaskI to
3837 /// MaskE correspond consecutively to elements from one of the vector operands,
3838 /// starting from its index OpIdx. Also tell OpNum which source vector operand.
3839 static
3840 bool isShuffleMaskConsecutive(ShuffleVectorSDNode *SVOp, int MaskI, int MaskE,
3841                               int OpIdx, int NumElems, unsigned &OpNum) {
3842   bool SeenV1 = false;
3843   bool SeenV2 = false;
3844
3845   for (int i = MaskI; i <= MaskE; ++i, ++OpIdx) {
3846     int Idx = SVOp->getMaskElt(i);
3847     // Ignore undef indicies
3848     if (Idx < 0)
3849       continue;
3850
3851     if (Idx < NumElems)
3852       SeenV1 = true;
3853     else
3854       SeenV2 = true;
3855
3856     // Only accept consecutive elements from the same vector
3857     if ((Idx % NumElems != OpIdx) || (SeenV1 && SeenV2))
3858       return false;
3859   }
3860
3861   OpNum = SeenV1 ? 0 : 1;
3862   return true;
3863 }
3864
3865 /// isVectorShiftRight - Returns true if the shuffle can be implemented as a
3866 /// logical left shift of a vector.
3867 static bool isVectorShiftRight(ShuffleVectorSDNode *SVOp, SelectionDAG &DAG,
3868                                bool &isLeft, SDValue &ShVal, unsigned &ShAmt) {
3869   unsigned NumElems = SVOp->getValueType(0).getVectorNumElements();
3870   unsigned NumZeros = getNumOfConsecutiveZeros(SVOp, NumElems,
3871               false /* check zeros from right */, DAG);
3872   unsigned OpSrc;
3873
3874   if (!NumZeros)
3875     return false;
3876
3877   // Considering the elements in the mask that are not consecutive zeros,
3878   // check if they consecutively come from only one of the source vectors.
3879   //
3880   //               V1 = {X, A, B, C}     0
3881   //                         \  \  \    /
3882   //   vector_shuffle V1, V2 <1, 2, 3, X>
3883   //
3884   if (!isShuffleMaskConsecutive(SVOp,
3885             0,                   // Mask Start Index
3886             NumElems-NumZeros-1, // Mask End Index
3887             NumZeros,            // Where to start looking in the src vector
3888             NumElems,            // Number of elements in vector
3889             OpSrc))              // Which source operand ?
3890     return false;
3891
3892   isLeft = false;
3893   ShAmt = NumZeros;
3894   ShVal = SVOp->getOperand(OpSrc);
3895   return true;
3896 }
3897
3898 /// isVectorShiftLeft - Returns true if the shuffle can be implemented as a
3899 /// logical left shift of a vector.
3900 static bool isVectorShiftLeft(ShuffleVectorSDNode *SVOp, SelectionDAG &DAG,
3901                               bool &isLeft, SDValue &ShVal, unsigned &ShAmt) {
3902   unsigned NumElems = SVOp->getValueType(0).getVectorNumElements();
3903   unsigned NumZeros = getNumOfConsecutiveZeros(SVOp, NumElems,
3904               true /* check zeros from left */, DAG);
3905   unsigned OpSrc;
3906
3907   if (!NumZeros)
3908     return false;
3909
3910   // Considering the elements in the mask that are not consecutive zeros,
3911   // check if they consecutively come from only one of the source vectors.
3912   //
3913   //                           0    { A, B, X, X } = V2
3914   //                          / \    /  /
3915   //   vector_shuffle V1, V2 <X, X, 4, 5>
3916   //
3917   if (!isShuffleMaskConsecutive(SVOp,
3918             NumZeros,     // Mask Start Index
3919             NumElems-1,   // Mask End Index
3920             0,            // Where to start looking in the src vector
3921             NumElems,     // Number of elements in vector
3922             OpSrc))       // Which source operand ?
3923     return false;
3924
3925   isLeft = true;
3926   ShAmt = NumZeros;
3927   ShVal = SVOp->getOperand(OpSrc);
3928   return true;
3929 }
3930
3931 /// isVectorShift - Returns true if the shuffle can be implemented as a
3932 /// logical left or right shift of a vector.
3933 static bool isVectorShift(ShuffleVectorSDNode *SVOp, SelectionDAG &DAG,
3934                           bool &isLeft, SDValue &ShVal, unsigned &ShAmt) {
3935   if (isVectorShiftLeft(SVOp, DAG, isLeft, ShVal, ShAmt) ||
3936       isVectorShiftRight(SVOp, DAG, isLeft, ShVal, ShAmt))
3937     return true;
3938
3939   return false;
3940 }
3941
3942 /// LowerBuildVectorv16i8 - Custom lower build_vector of v16i8.
3943 ///
3944 static SDValue LowerBuildVectorv16i8(SDValue Op, unsigned NonZeros,
3945                                        unsigned NumNonZero, unsigned NumZero,
3946                                        SelectionDAG &DAG,
3947                                        const TargetLowering &TLI) {
3948   if (NumNonZero > 8)
3949     return SDValue();
3950
3951   DebugLoc dl = Op.getDebugLoc();
3952   SDValue V(0, 0);
3953   bool First = true;
3954   for (unsigned i = 0; i < 16; ++i) {
3955     bool ThisIsNonZero = (NonZeros & (1 << i)) != 0;
3956     if (ThisIsNonZero && First) {
3957       if (NumZero)
3958         V = getZeroVector(MVT::v8i16, true, DAG, dl);
3959       else
3960         V = DAG.getUNDEF(MVT::v8i16);
3961       First = false;
3962     }
3963
3964     if ((i & 1) != 0) {
3965       SDValue ThisElt(0, 0), LastElt(0, 0);
3966       bool LastIsNonZero = (NonZeros & (1 << (i-1))) != 0;
3967       if (LastIsNonZero) {
3968         LastElt = DAG.getNode(ISD::ZERO_EXTEND, dl,
3969                               MVT::i16, Op.getOperand(i-1));
3970       }
3971       if (ThisIsNonZero) {
3972         ThisElt = DAG.getNode(ISD::ZERO_EXTEND, dl, MVT::i16, Op.getOperand(i));
3973         ThisElt = DAG.getNode(ISD::SHL, dl, MVT::i16,
3974                               ThisElt, DAG.getConstant(8, MVT::i8));
3975         if (LastIsNonZero)
3976           ThisElt = DAG.getNode(ISD::OR, dl, MVT::i16, ThisElt, LastElt);
3977       } else
3978         ThisElt = LastElt;
3979
3980       if (ThisElt.getNode())
3981         V = DAG.getNode(ISD::INSERT_VECTOR_ELT, dl, MVT::v8i16, V, ThisElt,
3982                         DAG.getIntPtrConstant(i/2));
3983     }
3984   }
3985
3986   return DAG.getNode(ISD::BIT_CONVERT, dl, MVT::v16i8, V);
3987 }
3988
3989 /// LowerBuildVectorv8i16 - Custom lower build_vector of v8i16.
3990 ///
3991 static SDValue LowerBuildVectorv8i16(SDValue Op, unsigned NonZeros,
3992                                      unsigned NumNonZero, unsigned NumZero,
3993                                      SelectionDAG &DAG,
3994                                      const TargetLowering &TLI) {
3995   if (NumNonZero > 4)
3996     return SDValue();
3997
3998   DebugLoc dl = Op.getDebugLoc();
3999   SDValue V(0, 0);
4000   bool First = true;
4001   for (unsigned i = 0; i < 8; ++i) {
4002     bool isNonZero = (NonZeros & (1 << i)) != 0;
4003     if (isNonZero) {
4004       if (First) {
4005         if (NumZero)
4006           V = getZeroVector(MVT::v8i16, true, DAG, dl);
4007         else
4008           V = DAG.getUNDEF(MVT::v8i16);
4009         First = false;
4010       }
4011       V = DAG.getNode(ISD::INSERT_VECTOR_ELT, dl,
4012                       MVT::v8i16, V, Op.getOperand(i),
4013                       DAG.getIntPtrConstant(i));
4014     }
4015   }
4016
4017   return V;
4018 }
4019
4020 /// getVShift - Return a vector logical shift node.
4021 ///
4022 static SDValue getVShift(bool isLeft, EVT VT, SDValue SrcOp,
4023                          unsigned NumBits, SelectionDAG &DAG,
4024                          const TargetLowering &TLI, DebugLoc dl) {
4025   bool isMMX = VT.getSizeInBits() == 64;
4026   EVT ShVT = isMMX ? MVT::v1i64 : MVT::v2i64;
4027   unsigned Opc = isLeft ? X86ISD::VSHL : X86ISD::VSRL;
4028   SrcOp = DAG.getNode(ISD::BIT_CONVERT, dl, ShVT, SrcOp);
4029   return DAG.getNode(ISD::BIT_CONVERT, dl, VT,
4030                      DAG.getNode(Opc, dl, ShVT, SrcOp,
4031                              DAG.getConstant(NumBits, TLI.getShiftAmountTy())));
4032 }
4033
4034 SDValue
4035 X86TargetLowering::LowerAsSplatVectorLoad(SDValue SrcOp, EVT VT, DebugLoc dl,
4036                                           SelectionDAG &DAG) const {
4037   
4038   // Check if the scalar load can be widened into a vector load. And if
4039   // the address is "base + cst" see if the cst can be "absorbed" into
4040   // the shuffle mask.
4041   if (LoadSDNode *LD = dyn_cast<LoadSDNode>(SrcOp)) {
4042     SDValue Ptr = LD->getBasePtr();
4043     if (!ISD::isNormalLoad(LD) || LD->isVolatile())
4044       return SDValue();
4045     EVT PVT = LD->getValueType(0);
4046     if (PVT != MVT::i32 && PVT != MVT::f32)
4047       return SDValue();
4048
4049     int FI = -1;
4050     int64_t Offset = 0;
4051     if (FrameIndexSDNode *FINode = dyn_cast<FrameIndexSDNode>(Ptr)) {
4052       FI = FINode->getIndex();
4053       Offset = 0;
4054     } else if (Ptr.getOpcode() == ISD::ADD &&
4055                isa<ConstantSDNode>(Ptr.getOperand(1)) &&
4056                isa<FrameIndexSDNode>(Ptr.getOperand(0))) {
4057       FI = cast<FrameIndexSDNode>(Ptr.getOperand(0))->getIndex();
4058       Offset = Ptr.getConstantOperandVal(1);
4059       Ptr = Ptr.getOperand(0);
4060     } else {
4061       return SDValue();
4062     }
4063
4064     SDValue Chain = LD->getChain();
4065     // Make sure the stack object alignment is at least 16.
4066     MachineFrameInfo *MFI = DAG.getMachineFunction().getFrameInfo();
4067     if (DAG.InferPtrAlignment(Ptr) < 16) {
4068       if (MFI->isFixedObjectIndex(FI)) {
4069         // Can't change the alignment. FIXME: It's possible to compute
4070         // the exact stack offset and reference FI + adjust offset instead.
4071         // If someone *really* cares about this. That's the way to implement it.
4072         return SDValue();
4073       } else {
4074         MFI->setObjectAlignment(FI, 16);
4075       }
4076     }
4077
4078     // (Offset % 16) must be multiple of 4. Then address is then
4079     // Ptr + (Offset & ~15).
4080     if (Offset < 0)
4081       return SDValue();
4082     if ((Offset % 16) & 3)
4083       return SDValue();
4084     int64_t StartOffset = Offset & ~15;
4085     if (StartOffset)
4086       Ptr = DAG.getNode(ISD::ADD, Ptr.getDebugLoc(), Ptr.getValueType(),
4087                         Ptr,DAG.getConstant(StartOffset, Ptr.getValueType()));
4088
4089     int EltNo = (Offset - StartOffset) >> 2;
4090     int Mask[4] = { EltNo, EltNo, EltNo, EltNo };
4091     EVT VT = (PVT == MVT::i32) ? MVT::v4i32 : MVT::v4f32;
4092     SDValue V1 = DAG.getLoad(VT, dl, Chain, Ptr,LD->getSrcValue(),0,
4093                              false, false, 0);
4094     // Canonicalize it to a v4i32 shuffle.
4095     V1 = DAG.getNode(ISD::BIT_CONVERT, dl, MVT::v4i32, V1);
4096     return DAG.getNode(ISD::BIT_CONVERT, dl, VT,
4097                        DAG.getVectorShuffle(MVT::v4i32, dl, V1,
4098                                             DAG.getUNDEF(MVT::v4i32), &Mask[0]));
4099   }
4100
4101   return SDValue();
4102 }
4103
4104 /// EltsFromConsecutiveLoads - Given the initializing elements 'Elts' of a 
4105 /// vector of type 'VT', see if the elements can be replaced by a single large 
4106 /// load which has the same value as a build_vector whose operands are 'elts'.
4107 ///
4108 /// Example: <load i32 *a, load i32 *a+4, undef, undef> -> zextload a
4109 /// 
4110 /// FIXME: we'd also like to handle the case where the last elements are zero
4111 /// rather than undef via VZEXT_LOAD, but we do not detect that case today.
4112 /// There's even a handy isZeroNode for that purpose.
4113 static SDValue EltsFromConsecutiveLoads(EVT VT, SmallVectorImpl<SDValue> &Elts,
4114                                         DebugLoc &dl, SelectionDAG &DAG) {
4115   EVT EltVT = VT.getVectorElementType();
4116   unsigned NumElems = Elts.size();
4117   
4118   LoadSDNode *LDBase = NULL;
4119   unsigned LastLoadedElt = -1U;
4120   
4121   // For each element in the initializer, see if we've found a load or an undef.
4122   // If we don't find an initial load element, or later load elements are 
4123   // non-consecutive, bail out.
4124   for (unsigned i = 0; i < NumElems; ++i) {
4125     SDValue Elt = Elts[i];
4126     
4127     if (!Elt.getNode() ||
4128         (Elt.getOpcode() != ISD::UNDEF && !ISD::isNON_EXTLoad(Elt.getNode())))
4129       return SDValue();
4130     if (!LDBase) {
4131       if (Elt.getNode()->getOpcode() == ISD::UNDEF)
4132         return SDValue();
4133       LDBase = cast<LoadSDNode>(Elt.getNode());
4134       LastLoadedElt = i;
4135       continue;
4136     }
4137     if (Elt.getOpcode() == ISD::UNDEF)
4138       continue;
4139
4140     LoadSDNode *LD = cast<LoadSDNode>(Elt);
4141     if (!DAG.isConsecutiveLoad(LD, LDBase, EltVT.getSizeInBits()/8, i))
4142       return SDValue();
4143     LastLoadedElt = i;
4144   }
4145
4146   // If we have found an entire vector of loads and undefs, then return a large
4147   // load of the entire vector width starting at the base pointer.  If we found
4148   // consecutive loads for the low half, generate a vzext_load node.
4149   if (LastLoadedElt == NumElems - 1) {
4150     if (DAG.InferPtrAlignment(LDBase->getBasePtr()) >= 16)
4151       return DAG.getLoad(VT, dl, LDBase->getChain(), LDBase->getBasePtr(),
4152                          LDBase->getSrcValue(), LDBase->getSrcValueOffset(),
4153                          LDBase->isVolatile(), LDBase->isNonTemporal(), 0);
4154     return DAG.getLoad(VT, dl, LDBase->getChain(), LDBase->getBasePtr(),
4155                        LDBase->getSrcValue(), LDBase->getSrcValueOffset(),
4156                        LDBase->isVolatile(), LDBase->isNonTemporal(),
4157                        LDBase->getAlignment());
4158   } else if (NumElems == 4 && LastLoadedElt == 1) {
4159     SDVTList Tys = DAG.getVTList(MVT::v2i64, MVT::Other);
4160     SDValue Ops[] = { LDBase->getChain(), LDBase->getBasePtr() };
4161     SDValue ResNode = DAG.getNode(X86ISD::VZEXT_LOAD, dl, Tys, Ops, 2);
4162     return DAG.getNode(ISD::BIT_CONVERT, dl, VT, ResNode);
4163   }
4164   return SDValue();
4165 }
4166
4167 SDValue
4168 X86TargetLowering::LowerBUILD_VECTOR(SDValue Op, SelectionDAG &DAG) const {
4169   DebugLoc dl = Op.getDebugLoc();
4170   // All zero's are handled with pxor in SSE2 and above, xorps in SSE1.
4171   // All one's are handled with pcmpeqd. In AVX, zero's are handled with
4172   // vpxor in 128-bit and xor{pd,ps} in 256-bit, but no 256 version of pcmpeqd
4173   // is present, so AllOnes is ignored.
4174   if (ISD::isBuildVectorAllZeros(Op.getNode()) ||
4175       (Op.getValueType().getSizeInBits() != 256 &&
4176        ISD::isBuildVectorAllOnes(Op.getNode()))) {
4177     // Canonicalize this to either <4 x i32> or <2 x i32> (SSE vs MMX) to
4178     // 1) ensure the zero vectors are CSE'd, and 2) ensure that i64 scalars are
4179     // eliminated on x86-32 hosts.
4180     if (Op.getValueType() == MVT::v4i32 || Op.getValueType() == MVT::v2i32)
4181       return Op;
4182
4183     if (ISD::isBuildVectorAllOnes(Op.getNode()))
4184       return getOnesVector(Op.getValueType(), DAG, dl);
4185     return getZeroVector(Op.getValueType(), Subtarget->hasSSE2(), DAG, dl);
4186   }
4187
4188   EVT VT = Op.getValueType();
4189   EVT ExtVT = VT.getVectorElementType();
4190   unsigned EVTBits = ExtVT.getSizeInBits();
4191
4192   unsigned NumElems = Op.getNumOperands();
4193   unsigned NumZero  = 0;
4194   unsigned NumNonZero = 0;
4195   unsigned NonZeros = 0;
4196   bool IsAllConstants = true;
4197   SmallSet<SDValue, 8> Values;
4198   for (unsigned i = 0; i < NumElems; ++i) {
4199     SDValue Elt = Op.getOperand(i);
4200     if (Elt.getOpcode() == ISD::UNDEF)
4201       continue;
4202     Values.insert(Elt);
4203     if (Elt.getOpcode() != ISD::Constant &&
4204         Elt.getOpcode() != ISD::ConstantFP)
4205       IsAllConstants = false;
4206     if (X86::isZeroNode(Elt))
4207       NumZero++;
4208     else {
4209       NonZeros |= (1 << i);
4210       NumNonZero++;
4211     }
4212   }
4213
4214   // All undef vector. Return an UNDEF.  All zero vectors were handled above.
4215   if (NumNonZero == 0)
4216     return DAG.getUNDEF(VT);
4217
4218   // Special case for single non-zero, non-undef, element.
4219   if (NumNonZero == 1) {
4220     unsigned Idx = CountTrailingZeros_32(NonZeros);
4221     SDValue Item = Op.getOperand(Idx);
4222
4223     // If this is an insertion of an i64 value on x86-32, and if the top bits of
4224     // the value are obviously zero, truncate the value to i32 and do the
4225     // insertion that way.  Only do this if the value is non-constant or if the
4226     // value is a constant being inserted into element 0.  It is cheaper to do
4227     // a constant pool load than it is to do a movd + shuffle.
4228     if (ExtVT == MVT::i64 && !Subtarget->is64Bit() &&
4229         (!IsAllConstants || Idx == 0)) {
4230       if (DAG.MaskedValueIsZero(Item, APInt::getBitsSet(64, 32, 64))) {
4231         // Handle MMX and SSE both.
4232         EVT VecVT = VT == MVT::v2i64 ? MVT::v4i32 : MVT::v2i32;
4233         unsigned VecElts = VT == MVT::v2i64 ? 4 : 2;
4234
4235         // Truncate the value (which may itself be a constant) to i32, and
4236         // convert it to a vector with movd (S2V+shuffle to zero extend).
4237         Item = DAG.getNode(ISD::TRUNCATE, dl, MVT::i32, Item);
4238         Item = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, VecVT, Item);
4239         Item = getShuffleVectorZeroOrUndef(Item, 0, true,
4240                                            Subtarget->hasSSE2(), DAG);
4241
4242         // Now we have our 32-bit value zero extended in the low element of
4243         // a vector.  If Idx != 0, swizzle it into place.
4244         if (Idx != 0) {
4245           SmallVector<int, 4> Mask;
4246           Mask.push_back(Idx);
4247           for (unsigned i = 1; i != VecElts; ++i)
4248             Mask.push_back(i);
4249           Item = DAG.getVectorShuffle(VecVT, dl, Item,
4250                                       DAG.getUNDEF(Item.getValueType()),
4251                                       &Mask[0]);
4252         }
4253         return DAG.getNode(ISD::BIT_CONVERT, dl, Op.getValueType(), Item);
4254       }
4255     }
4256
4257     // If we have a constant or non-constant insertion into the low element of
4258     // a vector, we can do this with SCALAR_TO_VECTOR + shuffle of zero into
4259     // the rest of the elements.  This will be matched as movd/movq/movss/movsd
4260     // depending on what the source datatype is.
4261     if (Idx == 0) {
4262       if (NumZero == 0) {
4263         return DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, VT, Item);
4264       } else if (ExtVT == MVT::i32 || ExtVT == MVT::f32 || ExtVT == MVT::f64 ||
4265           (ExtVT == MVT::i64 && Subtarget->is64Bit())) {
4266         Item = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, VT, Item);
4267         // Turn it into a MOVL (i.e. movss, movsd, or movd) to a zero vector.
4268         return getShuffleVectorZeroOrUndef(Item, 0, true, Subtarget->hasSSE2(),
4269                                            DAG);
4270       } else if (ExtVT == MVT::i16 || ExtVT == MVT::i8) {
4271         Item = DAG.getNode(ISD::ZERO_EXTEND, dl, MVT::i32, Item);
4272         EVT MiddleVT = VT.getSizeInBits() == 64 ? MVT::v2i32 : MVT::v4i32;
4273         Item = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, MiddleVT, Item);
4274         Item = getShuffleVectorZeroOrUndef(Item, 0, true,
4275                                            Subtarget->hasSSE2(), DAG);
4276         return DAG.getNode(ISD::BIT_CONVERT, dl, VT, Item);
4277       }
4278     }
4279
4280     // Is it a vector logical left shift?
4281     if (NumElems == 2 && Idx == 1 &&
4282         X86::isZeroNode(Op.getOperand(0)) &&
4283         !X86::isZeroNode(Op.getOperand(1))) {
4284       unsigned NumBits = VT.getSizeInBits();
4285       return getVShift(true, VT,
4286                        DAG.getNode(ISD::SCALAR_TO_VECTOR, dl,
4287                                    VT, Op.getOperand(1)),
4288                        NumBits/2, DAG, *this, dl);
4289     }
4290
4291     if (IsAllConstants) // Otherwise, it's better to do a constpool load.
4292       return SDValue();
4293
4294     // Otherwise, if this is a vector with i32 or f32 elements, and the element
4295     // is a non-constant being inserted into an element other than the low one,
4296     // we can't use a constant pool load.  Instead, use SCALAR_TO_VECTOR (aka
4297     // movd/movss) to move this into the low element, then shuffle it into
4298     // place.
4299     if (EVTBits == 32) {
4300       Item = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, VT, Item);
4301
4302       // Turn it into a shuffle of zero and zero-extended scalar to vector.
4303       Item = getShuffleVectorZeroOrUndef(Item, 0, NumZero > 0,
4304                                          Subtarget->hasSSE2(), DAG);
4305       SmallVector<int, 8> MaskVec;
4306       for (unsigned i = 0; i < NumElems; i++)
4307         MaskVec.push_back(i == Idx ? 0 : 1);
4308       return DAG.getVectorShuffle(VT, dl, Item, DAG.getUNDEF(VT), &MaskVec[0]);
4309     }
4310   }
4311
4312   // Splat is obviously ok. Let legalizer expand it to a shuffle.
4313   if (Values.size() == 1) {
4314     if (EVTBits == 32) {
4315       // Instead of a shuffle like this:
4316       // shuffle (scalar_to_vector (load (ptr + 4))), undef, <0, 0, 0, 0>
4317       // Check if it's possible to issue this instead.
4318       // shuffle (vload ptr)), undef, <1, 1, 1, 1>
4319       unsigned Idx = CountTrailingZeros_32(NonZeros);
4320       SDValue Item = Op.getOperand(Idx);
4321       if (Op.getNode()->isOnlyUserOf(Item.getNode()))
4322         return LowerAsSplatVectorLoad(Item, VT, dl, DAG);
4323     }
4324     return SDValue();
4325   }
4326
4327   // A vector full of immediates; various special cases are already
4328   // handled, so this is best done with a single constant-pool load.
4329   if (IsAllConstants)
4330     return SDValue();
4331
4332   // Let legalizer expand 2-wide build_vectors.
4333   if (EVTBits == 64) {
4334     if (NumNonZero == 1) {
4335       // One half is zero or undef.
4336       unsigned Idx = CountTrailingZeros_32(NonZeros);
4337       SDValue V2 = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, VT,
4338                                  Op.getOperand(Idx));
4339       return getShuffleVectorZeroOrUndef(V2, Idx, true,
4340                                          Subtarget->hasSSE2(), DAG);
4341     }
4342     return SDValue();
4343   }
4344
4345   // If element VT is < 32 bits, convert it to inserts into a zero vector.
4346   if (EVTBits == 8 && NumElems == 16) {
4347     SDValue V = LowerBuildVectorv16i8(Op, NonZeros,NumNonZero,NumZero, DAG,
4348                                         *this);
4349     if (V.getNode()) return V;
4350   }
4351
4352   if (EVTBits == 16 && NumElems == 8) {
4353     SDValue V = LowerBuildVectorv8i16(Op, NonZeros,NumNonZero,NumZero, DAG,
4354                                       *this);
4355     if (V.getNode()) return V;
4356   }
4357
4358   // If element VT is == 32 bits, turn it into a number of shuffles.
4359   SmallVector<SDValue, 8> V;
4360   V.resize(NumElems);
4361   if (NumElems == 4 && NumZero > 0) {
4362     for (unsigned i = 0; i < 4; ++i) {
4363       bool isZero = !(NonZeros & (1 << i));
4364       if (isZero)
4365         V[i] = getZeroVector(VT, Subtarget->hasSSE2(), DAG, dl);
4366       else
4367         V[i] = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, VT, Op.getOperand(i));
4368     }
4369
4370     for (unsigned i = 0; i < 2; ++i) {
4371       switch ((NonZeros & (0x3 << i*2)) >> (i*2)) {
4372         default: break;
4373         case 0:
4374           V[i] = V[i*2];  // Must be a zero vector.
4375           break;
4376         case 1:
4377           V[i] = getMOVL(DAG, dl, VT, V[i*2+1], V[i*2]);
4378           break;
4379         case 2:
4380           V[i] = getMOVL(DAG, dl, VT, V[i*2], V[i*2+1]);
4381           break;
4382         case 3:
4383           V[i] = getUnpackl(DAG, dl, VT, V[i*2], V[i*2+1]);
4384           break;
4385       }
4386     }
4387
4388     SmallVector<int, 8> MaskVec;
4389     bool Reverse = (NonZeros & 0x3) == 2;
4390     for (unsigned i = 0; i < 2; ++i)
4391       MaskVec.push_back(Reverse ? 1-i : i);
4392     Reverse = ((NonZeros & (0x3 << 2)) >> 2) == 2;
4393     for (unsigned i = 0; i < 2; ++i)
4394       MaskVec.push_back(Reverse ? 1-i+NumElems : i+NumElems);
4395     return DAG.getVectorShuffle(VT, dl, V[0], V[1], &MaskVec[0]);
4396   }
4397
4398   if (Values.size() > 1 && VT.getSizeInBits() == 128) {
4399     // Check for a build vector of consecutive loads.
4400     for (unsigned i = 0; i < NumElems; ++i)
4401       V[i] = Op.getOperand(i);
4402     
4403     // Check for elements which are consecutive loads.
4404     SDValue LD = EltsFromConsecutiveLoads(VT, V, dl, DAG);
4405     if (LD.getNode())
4406       return LD;
4407     
4408     // For SSE 4.1, use insertps to put the high elements into the low element. 
4409     if (getSubtarget()->hasSSE41()) {
4410       SDValue Result;
4411       if (Op.getOperand(0).getOpcode() != ISD::UNDEF)
4412         Result = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, VT, Op.getOperand(0));
4413       else
4414         Result = DAG.getUNDEF(VT);
4415       
4416       for (unsigned i = 1; i < NumElems; ++i) {
4417         if (Op.getOperand(i).getOpcode() == ISD::UNDEF) continue;
4418         Result = DAG.getNode(ISD::INSERT_VECTOR_ELT, dl, VT, Result,
4419                              Op.getOperand(i), DAG.getIntPtrConstant(i));
4420       }
4421       return Result;
4422     }
4423     
4424     // Otherwise, expand into a number of unpckl*, start by extending each of
4425     // our (non-undef) elements to the full vector width with the element in the
4426     // bottom slot of the vector (which generates no code for SSE).
4427     for (unsigned i = 0; i < NumElems; ++i) {
4428       if (Op.getOperand(i).getOpcode() != ISD::UNDEF)
4429         V[i] = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, VT, Op.getOperand(i));
4430       else
4431         V[i] = DAG.getUNDEF(VT);
4432     }
4433
4434     // Next, we iteratively mix elements, e.g. for v4f32:
4435     //   Step 1: unpcklps 0, 2 ==> X: <?, ?, 2, 0>
4436     //         : unpcklps 1, 3 ==> Y: <?, ?, 3, 1>
4437     //   Step 2: unpcklps X, Y ==>    <3, 2, 1, 0>
4438     unsigned EltStride = NumElems >> 1;
4439     while (EltStride != 0) {
4440       for (unsigned i = 0; i < EltStride; ++i) {
4441         // If V[i+EltStride] is undef and this is the first round of mixing,
4442         // then it is safe to just drop this shuffle: V[i] is already in the
4443         // right place, the one element (since it's the first round) being
4444         // inserted as undef can be dropped.  This isn't safe for successive
4445         // rounds because they will permute elements within both vectors.
4446         if (V[i+EltStride].getOpcode() == ISD::UNDEF &&
4447             EltStride == NumElems/2)
4448           continue;
4449         
4450         V[i] = getUnpackl(DAG, dl, VT, V[i], V[i + EltStride]);
4451       }
4452       EltStride >>= 1;
4453     }
4454     return V[0];
4455   }
4456   return SDValue();
4457 }
4458
4459 SDValue
4460 X86TargetLowering::LowerCONCAT_VECTORS(SDValue Op, SelectionDAG &DAG) const {
4461   // We support concatenate two MMX registers and place them in a MMX
4462   // register.  This is better than doing a stack convert.
4463   DebugLoc dl = Op.getDebugLoc();
4464   EVT ResVT = Op.getValueType();
4465   assert(Op.getNumOperands() == 2);
4466   assert(ResVT == MVT::v2i64 || ResVT == MVT::v4i32 ||
4467          ResVT == MVT::v8i16 || ResVT == MVT::v16i8);
4468   int Mask[2];
4469   SDValue InVec = DAG.getNode(ISD::BIT_CONVERT,dl, MVT::v1i64, Op.getOperand(0));
4470   SDValue VecOp = DAG.getNode(X86ISD::MOVQ2DQ, dl, MVT::v2i64, InVec);
4471   InVec = Op.getOperand(1);
4472   if (InVec.getOpcode() == ISD::SCALAR_TO_VECTOR) {
4473     unsigned NumElts = ResVT.getVectorNumElements();
4474     VecOp = DAG.getNode(ISD::BIT_CONVERT, dl, ResVT, VecOp);
4475     VecOp = DAG.getNode(ISD::INSERT_VECTOR_ELT, dl, ResVT, VecOp,
4476                        InVec.getOperand(0), DAG.getIntPtrConstant(NumElts/2+1));
4477   } else {
4478     InVec = DAG.getNode(ISD::BIT_CONVERT, dl, MVT::v1i64, InVec);
4479     SDValue VecOp2 = DAG.getNode(X86ISD::MOVQ2DQ, dl, MVT::v2i64, InVec);
4480     Mask[0] = 0; Mask[1] = 2;
4481     VecOp = DAG.getVectorShuffle(MVT::v2i64, dl, VecOp, VecOp2, Mask);
4482   }
4483   return DAG.getNode(ISD::BIT_CONVERT, dl, ResVT, VecOp);
4484 }
4485
4486 // v8i16 shuffles - Prefer shuffles in the following order:
4487 // 1. [all]   pshuflw, pshufhw, optional move
4488 // 2. [ssse3] 1 x pshufb
4489 // 3. [ssse3] 2 x pshufb + 1 x por
4490 // 4. [all]   mov + pshuflw + pshufhw + N x (pextrw + pinsrw)
4491 SDValue
4492 X86TargetLowering::LowerVECTOR_SHUFFLEv8i16(SDValue Op,
4493                                             SelectionDAG &DAG) const {
4494   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(Op);
4495   SDValue V1 = SVOp->getOperand(0);
4496   SDValue V2 = SVOp->getOperand(1);
4497   DebugLoc dl = SVOp->getDebugLoc();
4498   SmallVector<int, 8> MaskVals;
4499
4500   // Determine if more than 1 of the words in each of the low and high quadwords
4501   // of the result come from the same quadword of one of the two inputs.  Undef
4502   // mask values count as coming from any quadword, for better codegen.
4503   SmallVector<unsigned, 4> LoQuad(4);
4504   SmallVector<unsigned, 4> HiQuad(4);
4505   BitVector InputQuads(4);
4506   for (unsigned i = 0; i < 8; ++i) {
4507     SmallVectorImpl<unsigned> &Quad = i < 4 ? LoQuad : HiQuad;
4508     int EltIdx = SVOp->getMaskElt(i);
4509     MaskVals.push_back(EltIdx);
4510     if (EltIdx < 0) {
4511       ++Quad[0];
4512       ++Quad[1];
4513       ++Quad[2];
4514       ++Quad[3];
4515       continue;
4516     }
4517     ++Quad[EltIdx / 4];
4518     InputQuads.set(EltIdx / 4);
4519   }
4520
4521   int BestLoQuad = -1;
4522   unsigned MaxQuad = 1;
4523   for (unsigned i = 0; i < 4; ++i) {
4524     if (LoQuad[i] > MaxQuad) {
4525       BestLoQuad = i;
4526       MaxQuad = LoQuad[i];
4527     }
4528   }
4529
4530   int BestHiQuad = -1;
4531   MaxQuad = 1;
4532   for (unsigned i = 0; i < 4; ++i) {
4533     if (HiQuad[i] > MaxQuad) {
4534       BestHiQuad = i;
4535       MaxQuad = HiQuad[i];
4536     }
4537   }
4538
4539   // For SSSE3, If all 8 words of the result come from only 1 quadword of each
4540   // of the two input vectors, shuffle them into one input vector so only a
4541   // single pshufb instruction is necessary. If There are more than 2 input
4542   // quads, disable the next transformation since it does not help SSSE3.
4543   bool V1Used = InputQuads[0] || InputQuads[1];
4544   bool V2Used = InputQuads[2] || InputQuads[3];
4545   if (Subtarget->hasSSSE3()) {
4546     if (InputQuads.count() == 2 && V1Used && V2Used) {
4547       BestLoQuad = InputQuads.find_first();
4548       BestHiQuad = InputQuads.find_next(BestLoQuad);
4549     }
4550     if (InputQuads.count() > 2) {
4551       BestLoQuad = -1;
4552       BestHiQuad = -1;
4553     }
4554   }
4555
4556   // If BestLoQuad or BestHiQuad are set, shuffle the quads together and update
4557   // the shuffle mask.  If a quad is scored as -1, that means that it contains
4558   // words from all 4 input quadwords.
4559   SDValue NewV;
4560   if (BestLoQuad >= 0 || BestHiQuad >= 0) {
4561     SmallVector<int, 8> MaskV;
4562     MaskV.push_back(BestLoQuad < 0 ? 0 : BestLoQuad);
4563     MaskV.push_back(BestHiQuad < 0 ? 1 : BestHiQuad);
4564     NewV = DAG.getVectorShuffle(MVT::v2i64, dl,
4565                   DAG.getNode(ISD::BIT_CONVERT, dl, MVT::v2i64, V1),
4566                   DAG.getNode(ISD::BIT_CONVERT, dl, MVT::v2i64, V2), &MaskV[0]);
4567     NewV = DAG.getNode(ISD::BIT_CONVERT, dl, MVT::v8i16, NewV);
4568
4569     // Rewrite the MaskVals and assign NewV to V1 if NewV now contains all the
4570     // source words for the shuffle, to aid later transformations.
4571     bool AllWordsInNewV = true;
4572     bool InOrder[2] = { true, true };
4573     for (unsigned i = 0; i != 8; ++i) {
4574       int idx = MaskVals[i];
4575       if (idx != (int)i)
4576         InOrder[i/4] = false;
4577       if (idx < 0 || (idx/4) == BestLoQuad || (idx/4) == BestHiQuad)
4578         continue;
4579       AllWordsInNewV = false;
4580       break;
4581     }
4582
4583     bool pshuflw = AllWordsInNewV, pshufhw = AllWordsInNewV;
4584     if (AllWordsInNewV) {
4585       for (int i = 0; i != 8; ++i) {
4586         int idx = MaskVals[i];
4587         if (idx < 0)
4588           continue;
4589         idx = MaskVals[i] = (idx / 4) == BestLoQuad ? (idx & 3) : (idx & 3) + 4;
4590         if ((idx != i) && idx < 4)
4591           pshufhw = false;
4592         if ((idx != i) && idx > 3)
4593           pshuflw = false;
4594       }
4595       V1 = NewV;
4596       V2Used = false;
4597       BestLoQuad = 0;
4598       BestHiQuad = 1;
4599     }
4600
4601     // If we've eliminated the use of V2, and the new mask is a pshuflw or
4602     // pshufhw, that's as cheap as it gets.  Return the new shuffle.
4603     if ((pshufhw && InOrder[0]) || (pshuflw && InOrder[1])) {
4604       unsigned Opc = pshufhw ? X86ISD::PSHUFHW : X86ISD::PSHUFLW;
4605       unsigned TargetMask = 0;
4606       NewV = DAG.getVectorShuffle(MVT::v8i16, dl, NewV,
4607                                   DAG.getUNDEF(MVT::v8i16), &MaskVals[0]);
4608       TargetMask = pshufhw ? X86::getShufflePSHUFHWImmediate(NewV.getNode()):
4609                              X86::getShufflePSHUFLWImmediate(NewV.getNode());
4610       V1 = NewV.getOperand(0);
4611       return getTargetShuffleNode(Opc, dl, MVT::v8i16, V1, TargetMask, DAG);
4612     }
4613   }
4614
4615   // If we have SSSE3, and all words of the result are from 1 input vector,
4616   // case 2 is generated, otherwise case 3 is generated.  If no SSSE3
4617   // is present, fall back to case 4.
4618   if (Subtarget->hasSSSE3()) {
4619     SmallVector<SDValue,16> pshufbMask;
4620
4621     // If we have elements from both input vectors, set the high bit of the
4622     // shuffle mask element to zero out elements that come from V2 in the V1
4623     // mask, and elements that come from V1 in the V2 mask, so that the two
4624     // results can be OR'd together.
4625     bool TwoInputs = V1Used && V2Used;
4626     for (unsigned i = 0; i != 8; ++i) {
4627       int EltIdx = MaskVals[i] * 2;
4628       if (TwoInputs && (EltIdx >= 16)) {
4629         pshufbMask.push_back(DAG.getConstant(0x80, MVT::i8));
4630         pshufbMask.push_back(DAG.getConstant(0x80, MVT::i8));
4631         continue;
4632       }
4633       pshufbMask.push_back(DAG.getConstant(EltIdx,   MVT::i8));
4634       pshufbMask.push_back(DAG.getConstant(EltIdx+1, MVT::i8));
4635     }
4636     V1 = DAG.getNode(ISD::BIT_CONVERT, dl, MVT::v16i8, V1);
4637     V1 = DAG.getNode(X86ISD::PSHUFB, dl, MVT::v16i8, V1,
4638                      DAG.getNode(ISD::BUILD_VECTOR, dl,
4639                                  MVT::v16i8, &pshufbMask[0], 16));
4640     if (!TwoInputs)
4641       return DAG.getNode(ISD::BIT_CONVERT, dl, MVT::v8i16, V1);
4642
4643     // Calculate the shuffle mask for the second input, shuffle it, and
4644     // OR it with the first shuffled input.
4645     pshufbMask.clear();
4646     for (unsigned i = 0; i != 8; ++i) {
4647       int EltIdx = MaskVals[i] * 2;
4648       if (EltIdx < 16) {
4649         pshufbMask.push_back(DAG.getConstant(0x80, MVT::i8));
4650         pshufbMask.push_back(DAG.getConstant(0x80, MVT::i8));
4651         continue;
4652       }
4653       pshufbMask.push_back(DAG.getConstant(EltIdx - 16, MVT::i8));
4654       pshufbMask.push_back(DAG.getConstant(EltIdx - 15, MVT::i8));
4655     }
4656     V2 = DAG.getNode(ISD::BIT_CONVERT, dl, MVT::v16i8, V2);
4657     V2 = DAG.getNode(X86ISD::PSHUFB, dl, MVT::v16i8, V2,
4658                      DAG.getNode(ISD::BUILD_VECTOR, dl,
4659                                  MVT::v16i8, &pshufbMask[0], 16));
4660     V1 = DAG.getNode(ISD::OR, dl, MVT::v16i8, V1, V2);
4661     return DAG.getNode(ISD::BIT_CONVERT, dl, MVT::v8i16, V1);
4662   }
4663
4664   // If BestLoQuad >= 0, generate a pshuflw to put the low elements in order,
4665   // and update MaskVals with new element order.
4666   BitVector InOrder(8);
4667   if (BestLoQuad >= 0) {
4668     SmallVector<int, 8> MaskV;
4669     for (int i = 0; i != 4; ++i) {
4670       int idx = MaskVals[i];
4671       if (idx < 0) {
4672         MaskV.push_back(-1);
4673         InOrder.set(i);
4674       } else if ((idx / 4) == BestLoQuad) {
4675         MaskV.push_back(idx & 3);
4676         InOrder.set(i);
4677       } else {
4678         MaskV.push_back(-1);
4679       }
4680     }
4681     for (unsigned i = 4; i != 8; ++i)
4682       MaskV.push_back(i);
4683     NewV = DAG.getVectorShuffle(MVT::v8i16, dl, NewV, DAG.getUNDEF(MVT::v8i16),
4684                                 &MaskV[0]);
4685
4686     if (NewV.getOpcode() == ISD::VECTOR_SHUFFLE && Subtarget->hasSSSE3())
4687       NewV = getTargetShuffleNode(X86ISD::PSHUFLW, dl, MVT::v8i16,
4688                                NewV.getOperand(0),
4689                                X86::getShufflePSHUFLWImmediate(NewV.getNode()),
4690                                DAG);
4691   }
4692
4693   // If BestHi >= 0, generate a pshufhw to put the high elements in order,
4694   // and update MaskVals with the new element order.
4695   if (BestHiQuad >= 0) {
4696     SmallVector<int, 8> MaskV;
4697     for (unsigned i = 0; i != 4; ++i)
4698       MaskV.push_back(i);
4699     for (unsigned i = 4; i != 8; ++i) {
4700       int idx = MaskVals[i];
4701       if (idx < 0) {
4702         MaskV.push_back(-1);
4703         InOrder.set(i);
4704       } else if ((idx / 4) == BestHiQuad) {
4705         MaskV.push_back((idx & 3) + 4);
4706         InOrder.set(i);
4707       } else {
4708         MaskV.push_back(-1);
4709       }
4710     }
4711     NewV = DAG.getVectorShuffle(MVT::v8i16, dl, NewV, DAG.getUNDEF(MVT::v8i16),
4712                                 &MaskV[0]);
4713
4714     if (NewV.getOpcode() == ISD::VECTOR_SHUFFLE && Subtarget->hasSSSE3())
4715       NewV = getTargetShuffleNode(X86ISD::PSHUFHW, dl, MVT::v8i16,
4716                               NewV.getOperand(0),
4717                               X86::getShufflePSHUFHWImmediate(NewV.getNode()),
4718                               DAG);
4719   }
4720
4721   // In case BestHi & BestLo were both -1, which means each quadword has a word
4722   // from each of the four input quadwords, calculate the InOrder bitvector now
4723   // before falling through to the insert/extract cleanup.
4724   if (BestLoQuad == -1 && BestHiQuad == -1) {
4725     NewV = V1;
4726     for (int i = 0; i != 8; ++i)
4727       if (MaskVals[i] < 0 || MaskVals[i] == i)
4728         InOrder.set(i);
4729   }
4730
4731   // The other elements are put in the right place using pextrw and pinsrw.
4732   for (unsigned i = 0; i != 8; ++i) {
4733     if (InOrder[i])
4734       continue;
4735     int EltIdx = MaskVals[i];
4736     if (EltIdx < 0)
4737       continue;
4738     SDValue ExtOp = (EltIdx < 8)
4739     ? DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::i16, V1,
4740                   DAG.getIntPtrConstant(EltIdx))
4741     : DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::i16, V2,
4742                   DAG.getIntPtrConstant(EltIdx - 8));
4743     NewV = DAG.getNode(ISD::INSERT_VECTOR_ELT, dl, MVT::v8i16, NewV, ExtOp,
4744                        DAG.getIntPtrConstant(i));
4745   }
4746   return NewV;
4747 }
4748
4749 // v16i8 shuffles - Prefer shuffles in the following order:
4750 // 1. [ssse3] 1 x pshufb
4751 // 2. [ssse3] 2 x pshufb + 1 x por
4752 // 3. [all]   v8i16 shuffle + N x pextrw + rotate + pinsrw
4753 static
4754 SDValue LowerVECTOR_SHUFFLEv16i8(ShuffleVectorSDNode *SVOp,
4755                                  SelectionDAG &DAG,
4756                                  const X86TargetLowering &TLI) {
4757   SDValue V1 = SVOp->getOperand(0);
4758   SDValue V2 = SVOp->getOperand(1);
4759   DebugLoc dl = SVOp->getDebugLoc();
4760   SmallVector<int, 16> MaskVals;
4761   SVOp->getMask(MaskVals);
4762
4763   // If we have SSSE3, case 1 is generated when all result bytes come from
4764   // one of  the inputs.  Otherwise, case 2 is generated.  If no SSSE3 is
4765   // present, fall back to case 3.
4766   // FIXME: kill V2Only once shuffles are canonizalized by getNode.
4767   bool V1Only = true;
4768   bool V2Only = true;
4769   for (unsigned i = 0; i < 16; ++i) {
4770     int EltIdx = MaskVals[i];
4771     if (EltIdx < 0)
4772       continue;
4773     if (EltIdx < 16)
4774       V2Only = false;
4775     else
4776       V1Only = false;
4777   }
4778
4779   // If SSSE3, use 1 pshufb instruction per vector with elements in the result.
4780   if (TLI.getSubtarget()->hasSSSE3()) {
4781     SmallVector<SDValue,16> pshufbMask;
4782
4783     // If all result elements are from one input vector, then only translate
4784     // undef mask values to 0x80 (zero out result) in the pshufb mask.
4785     //
4786     // Otherwise, we have elements from both input vectors, and must zero out
4787     // elements that come from V2 in the first mask, and V1 in the second mask
4788     // so that we can OR them together.
4789     bool TwoInputs = !(V1Only || V2Only);
4790     for (unsigned i = 0; i != 16; ++i) {
4791       int EltIdx = MaskVals[i];
4792       if (EltIdx < 0 || (TwoInputs && EltIdx >= 16)) {
4793         pshufbMask.push_back(DAG.getConstant(0x80, MVT::i8));
4794         continue;
4795       }
4796       pshufbMask.push_back(DAG.getConstant(EltIdx, MVT::i8));
4797     }
4798     // If all the elements are from V2, assign it to V1 and return after
4799     // building the first pshufb.
4800     if (V2Only)
4801       V1 = V2;
4802     V1 = DAG.getNode(X86ISD::PSHUFB, dl, MVT::v16i8, V1,
4803                      DAG.getNode(ISD::BUILD_VECTOR, dl,
4804                                  MVT::v16i8, &pshufbMask[0], 16));
4805     if (!TwoInputs)
4806       return V1;
4807
4808     // Calculate the shuffle mask for the second input, shuffle it, and
4809     // OR it with the first shuffled input.
4810     pshufbMask.clear();
4811     for (unsigned i = 0; i != 16; ++i) {
4812       int EltIdx = MaskVals[i];
4813       if (EltIdx < 16) {
4814         pshufbMask.push_back(DAG.getConstant(0x80, MVT::i8));
4815         continue;
4816       }
4817       pshufbMask.push_back(DAG.getConstant(EltIdx - 16, MVT::i8));
4818     }
4819     V2 = DAG.getNode(X86ISD::PSHUFB, dl, MVT::v16i8, V2,
4820                      DAG.getNode(ISD::BUILD_VECTOR, dl,
4821                                  MVT::v16i8, &pshufbMask[0], 16));
4822     return DAG.getNode(ISD::OR, dl, MVT::v16i8, V1, V2);
4823   }
4824
4825   // No SSSE3 - Calculate in place words and then fix all out of place words
4826   // With 0-16 extracts & inserts.  Worst case is 16 bytes out of order from
4827   // the 16 different words that comprise the two doublequadword input vectors.
4828   V1 = DAG.getNode(ISD::BIT_CONVERT, dl, MVT::v8i16, V1);
4829   V2 = DAG.getNode(ISD::BIT_CONVERT, dl, MVT::v8i16, V2);
4830   SDValue NewV = V2Only ? V2 : V1;
4831   for (int i = 0; i != 8; ++i) {
4832     int Elt0 = MaskVals[i*2];
4833     int Elt1 = MaskVals[i*2+1];
4834
4835     // This word of the result is all undef, skip it.
4836     if (Elt0 < 0 && Elt1 < 0)
4837       continue;
4838
4839     // This word of the result is already in the correct place, skip it.
4840     if (V1Only && (Elt0 == i*2) && (Elt1 == i*2+1))
4841       continue;
4842     if (V2Only && (Elt0 == i*2+16) && (Elt1 == i*2+17))
4843       continue;
4844
4845     SDValue Elt0Src = Elt0 < 16 ? V1 : V2;
4846     SDValue Elt1Src = Elt1 < 16 ? V1 : V2;
4847     SDValue InsElt;
4848
4849     // If Elt0 and Elt1 are defined, are consecutive, and can be load
4850     // using a single extract together, load it and store it.
4851     if ((Elt0 >= 0) && ((Elt0 + 1) == Elt1) && ((Elt0 & 1) == 0)) {
4852       InsElt = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::i16, Elt1Src,
4853                            DAG.getIntPtrConstant(Elt1 / 2));
4854       NewV = DAG.getNode(ISD::INSERT_VECTOR_ELT, dl, MVT::v8i16, NewV, InsElt,
4855                         DAG.getIntPtrConstant(i));
4856       continue;
4857     }
4858
4859     // If Elt1 is defined, extract it from the appropriate source.  If the
4860     // source byte is not also odd, shift the extracted word left 8 bits
4861     // otherwise clear the bottom 8 bits if we need to do an or.
4862     if (Elt1 >= 0) {
4863       InsElt = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::i16, Elt1Src,
4864                            DAG.getIntPtrConstant(Elt1 / 2));
4865       if ((Elt1 & 1) == 0)
4866         InsElt = DAG.getNode(ISD::SHL, dl, MVT::i16, InsElt,
4867                              DAG.getConstant(8, TLI.getShiftAmountTy()));
4868       else if (Elt0 >= 0)
4869         InsElt = DAG.getNode(ISD::AND, dl, MVT::i16, InsElt,
4870                              DAG.getConstant(0xFF00, MVT::i16));
4871     }
4872     // If Elt0 is defined, extract it from the appropriate source.  If the
4873     // source byte is not also even, shift the extracted word right 8 bits. If
4874     // Elt1 was also defined, OR the extracted values together before
4875     // inserting them in the result.
4876     if (Elt0 >= 0) {
4877       SDValue InsElt0 = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::i16,
4878                                     Elt0Src, DAG.getIntPtrConstant(Elt0 / 2));
4879       if ((Elt0 & 1) != 0)
4880         InsElt0 = DAG.getNode(ISD::SRL, dl, MVT::i16, InsElt0,
4881                               DAG.getConstant(8, TLI.getShiftAmountTy()));
4882       else if (Elt1 >= 0)
4883         InsElt0 = DAG.getNode(ISD::AND, dl, MVT::i16, InsElt0,
4884                              DAG.getConstant(0x00FF, MVT::i16));
4885       InsElt = Elt1 >= 0 ? DAG.getNode(ISD::OR, dl, MVT::i16, InsElt, InsElt0)
4886                          : InsElt0;
4887     }
4888     NewV = DAG.getNode(ISD::INSERT_VECTOR_ELT, dl, MVT::v8i16, NewV, InsElt,
4889                        DAG.getIntPtrConstant(i));
4890   }
4891   return DAG.getNode(ISD::BIT_CONVERT, dl, MVT::v16i8, NewV);
4892 }
4893
4894 /// RewriteAsNarrowerShuffle - Try rewriting v8i16 and v16i8 shuffles as 4 wide
4895 /// ones, or rewriting v4i32 / v2i32 as 2 wide ones if possible. This can be
4896 /// done when every pair / quad of shuffle mask elements point to elements in
4897 /// the right sequence. e.g.
4898 /// vector_shuffle <>, <>, < 3, 4, | 10, 11, | 0, 1, | 14, 15>
4899 static
4900 SDValue RewriteAsNarrowerShuffle(ShuffleVectorSDNode *SVOp,
4901                                  SelectionDAG &DAG, DebugLoc dl) {
4902   EVT VT = SVOp->getValueType(0);
4903   SDValue V1 = SVOp->getOperand(0);
4904   SDValue V2 = SVOp->getOperand(1);
4905   unsigned NumElems = VT.getVectorNumElements();
4906   unsigned NewWidth = (NumElems == 4) ? 2 : 4;
4907   EVT MaskVT = (NewWidth == 4) ? MVT::v4i16 : MVT::v2i32;
4908   EVT NewVT = MaskVT;
4909   switch (VT.getSimpleVT().SimpleTy) {
4910   default: assert(false && "Unexpected!");
4911   case MVT::v4f32: NewVT = MVT::v2f64; break;
4912   case MVT::v4i32: NewVT = MVT::v2i64; break;
4913   case MVT::v8i16: NewVT = MVT::v4i32; break;
4914   case MVT::v16i8: NewVT = MVT::v4i32; break;
4915   }
4916
4917   if (NewWidth == 2) {
4918     if (VT.isInteger())
4919       NewVT = MVT::v2i64;
4920     else
4921       NewVT = MVT::v2f64;
4922   }
4923   int Scale = NumElems / NewWidth;
4924   SmallVector<int, 8> MaskVec;
4925   for (unsigned i = 0; i < NumElems; i += Scale) {
4926     int StartIdx = -1;
4927     for (int j = 0; j < Scale; ++j) {
4928       int EltIdx = SVOp->getMaskElt(i+j);
4929       if (EltIdx < 0)
4930         continue;
4931       if (StartIdx == -1)
4932         StartIdx = EltIdx - (EltIdx % Scale);
4933       if (EltIdx != StartIdx + j)
4934         return SDValue();
4935     }
4936     if (StartIdx == -1)
4937       MaskVec.push_back(-1);
4938     else
4939       MaskVec.push_back(StartIdx / Scale);
4940   }
4941
4942   V1 = DAG.getNode(ISD::BIT_CONVERT, dl, NewVT, V1);
4943   V2 = DAG.getNode(ISD::BIT_CONVERT, dl, NewVT, V2);
4944   return DAG.getVectorShuffle(NewVT, dl, V1, V2, &MaskVec[0]);
4945 }
4946
4947 /// getVZextMovL - Return a zero-extending vector move low node.
4948 ///
4949 static SDValue getVZextMovL(EVT VT, EVT OpVT,
4950                             SDValue SrcOp, SelectionDAG &DAG,
4951                             const X86Subtarget *Subtarget, DebugLoc dl) {
4952   if (VT == MVT::v2f64 || VT == MVT::v4f32) {
4953     LoadSDNode *LD = NULL;
4954     if (!isScalarLoadToVector(SrcOp.getNode(), &LD))
4955       LD = dyn_cast<LoadSDNode>(SrcOp);
4956     if (!LD) {
4957       // movssrr and movsdrr do not clear top bits. Try to use movd, movq
4958       // instead.
4959       MVT ExtVT = (OpVT == MVT::v2f64) ? MVT::i64 : MVT::i32;
4960       if ((ExtVT.SimpleTy != MVT::i64 || Subtarget->is64Bit()) &&
4961           SrcOp.getOpcode() == ISD::SCALAR_TO_VECTOR &&
4962           SrcOp.getOperand(0).getOpcode() == ISD::BIT_CONVERT &&
4963           SrcOp.getOperand(0).getOperand(0).getValueType() == ExtVT) {
4964         // PR2108
4965         OpVT = (OpVT == MVT::v2f64) ? MVT::v2i64 : MVT::v4i32;
4966         return DAG.getNode(ISD::BIT_CONVERT, dl, VT,
4967                            DAG.getNode(X86ISD::VZEXT_MOVL, dl, OpVT,
4968                                        DAG.getNode(ISD::SCALAR_TO_VECTOR, dl,
4969                                                    OpVT,
4970                                                    SrcOp.getOperand(0)
4971                                                           .getOperand(0))));
4972       }
4973     }
4974   }
4975
4976   return DAG.getNode(ISD::BIT_CONVERT, dl, VT,
4977                      DAG.getNode(X86ISD::VZEXT_MOVL, dl, OpVT,
4978                                  DAG.getNode(ISD::BIT_CONVERT, dl,
4979                                              OpVT, SrcOp)));
4980 }
4981
4982 /// LowerVECTOR_SHUFFLE_4wide - Handle all 4 wide cases with a number of
4983 /// shuffles.
4984 static SDValue
4985 LowerVECTOR_SHUFFLE_4wide(ShuffleVectorSDNode *SVOp, SelectionDAG &DAG) {
4986   SDValue V1 = SVOp->getOperand(0);
4987   SDValue V2 = SVOp->getOperand(1);
4988   DebugLoc dl = SVOp->getDebugLoc();
4989   EVT VT = SVOp->getValueType(0);
4990
4991   SmallVector<std::pair<int, int>, 8> Locs;
4992   Locs.resize(4);
4993   SmallVector<int, 8> Mask1(4U, -1);
4994   SmallVector<int, 8> PermMask;
4995   SVOp->getMask(PermMask);
4996
4997   unsigned NumHi = 0;
4998   unsigned NumLo = 0;
4999   for (unsigned i = 0; i != 4; ++i) {
5000     int Idx = PermMask[i];
5001     if (Idx < 0) {
5002       Locs[i] = std::make_pair(-1, -1);
5003     } else {
5004       assert(Idx < 8 && "Invalid VECTOR_SHUFFLE index!");
5005       if (Idx < 4) {
5006         Locs[i] = std::make_pair(0, NumLo);
5007         Mask1[NumLo] = Idx;
5008         NumLo++;
5009       } else {
5010         Locs[i] = std::make_pair(1, NumHi);
5011         if (2+NumHi < 4)
5012           Mask1[2+NumHi] = Idx;
5013         NumHi++;
5014       }
5015     }
5016   }
5017
5018   if (NumLo <= 2 && NumHi <= 2) {
5019     // If no more than two elements come from either vector. This can be
5020     // implemented with two shuffles. First shuffle gather the elements.
5021     // The second shuffle, which takes the first shuffle as both of its
5022     // vector operands, put the elements into the right order.
5023     V1 = DAG.getVectorShuffle(VT, dl, V1, V2, &Mask1[0]);
5024
5025     SmallVector<int, 8> Mask2(4U, -1);
5026
5027     for (unsigned i = 0; i != 4; ++i) {
5028       if (Locs[i].first == -1)
5029         continue;
5030       else {
5031         unsigned Idx = (i < 2) ? 0 : 4;
5032         Idx += Locs[i].first * 2 + Locs[i].second;
5033         Mask2[i] = Idx;
5034       }
5035     }
5036
5037     return DAG.getVectorShuffle(VT, dl, V1, V1, &Mask2[0]);
5038   } else if (NumLo == 3 || NumHi == 3) {
5039     // Otherwise, we must have three elements from one vector, call it X, and
5040     // one element from the other, call it Y.  First, use a shufps to build an
5041     // intermediate vector with the one element from Y and the element from X
5042     // that will be in the same half in the final destination (the indexes don't
5043     // matter). Then, use a shufps to build the final vector, taking the half
5044     // containing the element from Y from the intermediate, and the other half
5045     // from X.
5046     if (NumHi == 3) {
5047       // Normalize it so the 3 elements come from V1.
5048       CommuteVectorShuffleMask(PermMask, VT);
5049       std::swap(V1, V2);
5050     }
5051
5052     // Find the element from V2.
5053     unsigned HiIndex;
5054     for (HiIndex = 0; HiIndex < 3; ++HiIndex) {
5055       int Val = PermMask[HiIndex];
5056       if (Val < 0)
5057         continue;
5058       if (Val >= 4)
5059         break;
5060     }
5061
5062     Mask1[0] = PermMask[HiIndex];
5063     Mask1[1] = -1;
5064     Mask1[2] = PermMask[HiIndex^1];
5065     Mask1[3] = -1;
5066     V2 = DAG.getVectorShuffle(VT, dl, V1, V2, &Mask1[0]);
5067
5068     if (HiIndex >= 2) {
5069       Mask1[0] = PermMask[0];
5070       Mask1[1] = PermMask[1];
5071       Mask1[2] = HiIndex & 1 ? 6 : 4;
5072       Mask1[3] = HiIndex & 1 ? 4 : 6;
5073       return DAG.getVectorShuffle(VT, dl, V1, V2, &Mask1[0]);
5074     } else {
5075       Mask1[0] = HiIndex & 1 ? 2 : 0;
5076       Mask1[1] = HiIndex & 1 ? 0 : 2;
5077       Mask1[2] = PermMask[2];
5078       Mask1[3] = PermMask[3];
5079       if (Mask1[2] >= 0)
5080         Mask1[2] += 4;
5081       if (Mask1[3] >= 0)
5082         Mask1[3] += 4;
5083       return DAG.getVectorShuffle(VT, dl, V2, V1, &Mask1[0]);
5084     }
5085   }
5086
5087   // Break it into (shuffle shuffle_hi, shuffle_lo).
5088   Locs.clear();
5089   SmallVector<int,8> LoMask(4U, -1);
5090   SmallVector<int,8> HiMask(4U, -1);
5091
5092   SmallVector<int,8> *MaskPtr = &LoMask;
5093   unsigned MaskIdx = 0;
5094   unsigned LoIdx = 0;
5095   unsigned HiIdx = 2;
5096   for (unsigned i = 0; i != 4; ++i) {
5097     if (i == 2) {
5098       MaskPtr = &HiMask;
5099       MaskIdx = 1;
5100       LoIdx = 0;
5101       HiIdx = 2;
5102     }
5103     int Idx = PermMask[i];
5104     if (Idx < 0) {
5105       Locs[i] = std::make_pair(-1, -1);
5106     } else if (Idx < 4) {
5107       Locs[i] = std::make_pair(MaskIdx, LoIdx);
5108       (*MaskPtr)[LoIdx] = Idx;
5109       LoIdx++;
5110     } else {
5111       Locs[i] = std::make_pair(MaskIdx, HiIdx);
5112       (*MaskPtr)[HiIdx] = Idx;
5113       HiIdx++;
5114     }
5115   }
5116
5117   SDValue LoShuffle = DAG.getVectorShuffle(VT, dl, V1, V2, &LoMask[0]);
5118   SDValue HiShuffle = DAG.getVectorShuffle(VT, dl, V1, V2, &HiMask[0]);
5119   SmallVector<int, 8> MaskOps;
5120   for (unsigned i = 0; i != 4; ++i) {
5121     if (Locs[i].first == -1) {
5122       MaskOps.push_back(-1);
5123     } else {
5124       unsigned Idx = Locs[i].first * 4 + Locs[i].second;
5125       MaskOps.push_back(Idx);
5126     }
5127   }
5128   return DAG.getVectorShuffle(VT, dl, LoShuffle, HiShuffle, &MaskOps[0]);
5129 }
5130
5131 static bool MayFoldVectorLoad(SDValue V) {
5132   if (V.hasOneUse() && V.getOpcode() == ISD::BIT_CONVERT)
5133     V = V.getOperand(0);
5134   if (V.hasOneUse() && V.getOpcode() == ISD::SCALAR_TO_VECTOR)
5135     V = V.getOperand(0);
5136   if (MayFoldLoad(V))
5137     return true;
5138   return false;
5139 }
5140
5141 static
5142 SDValue getMOVLowToHigh(SDValue &Op, DebugLoc &dl, SelectionDAG &DAG,
5143                         bool HasSSE2) {
5144   SDValue V1 = Op.getOperand(0);
5145   SDValue V2 = Op.getOperand(1);
5146   EVT VT = Op.getValueType();
5147
5148   assert(VT != MVT::v2i64 && "unsupported shuffle type");
5149
5150   if (HasSSE2 && VT == MVT::v2f64)
5151     return getTargetShuffleNode(X86ISD::MOVLHPD, dl, VT, V1, V2, DAG);
5152
5153   // v4f32 or v4i32
5154   return getTargetShuffleNode(X86ISD::MOVLHPS, dl, VT, V1, V2, DAG);
5155 }
5156
5157 static
5158 SDValue getMOVHighToLow(SDValue &Op, DebugLoc &dl, SelectionDAG &DAG) {
5159   SDValue V1 = Op.getOperand(0);
5160   SDValue V2 = Op.getOperand(1);
5161   EVT VT = Op.getValueType();
5162
5163   assert((VT == MVT::v4i32 || VT == MVT::v4f32) &&
5164          "unsupported shuffle type");
5165
5166   if (V2.getOpcode() == ISD::UNDEF)
5167     V2 = V1;
5168
5169   // v4i32 or v4f32
5170   return getTargetShuffleNode(X86ISD::MOVHLPS, dl, VT, V1, V2, DAG);
5171 }
5172
5173 static
5174 SDValue getMOVLP(SDValue &Op, DebugLoc &dl, SelectionDAG &DAG, bool HasSSE2) {
5175   SDValue V1 = Op.getOperand(0);
5176   SDValue V2 = Op.getOperand(1);
5177   EVT VT = Op.getValueType();
5178   unsigned NumElems = VT.getVectorNumElements();
5179
5180   // Use MOVLPS and MOVLPD in case V1 or V2 are loads. During isel, the second
5181   // operand of these instructions is only memory, so check if there's a
5182   // potencial load folding here, otherwise use SHUFPS or MOVSD to match the
5183   // same masks.
5184   bool CanFoldLoad = false;
5185
5186   // Trivial case, when V2 comes from a load.
5187   if (MayFoldVectorLoad(V2))
5188     CanFoldLoad = true;
5189
5190   // When V1 is a load, it can be folded later into a store in isel, example:
5191   //  (store (v4f32 (X86Movlps (load addr:$src1), VR128:$src2)), addr:$src1)
5192   //    turns into:
5193   //  (MOVLPSmr addr:$src1, VR128:$src2)
5194   // So, recognize this potential and also use MOVLPS or MOVLPD
5195   if (MayFoldVectorLoad(V1) && MayFoldIntoStore(Op))
5196     CanFoldLoad = true;
5197
5198   if (CanFoldLoad) {
5199     if (HasSSE2 && NumElems == 2)
5200       return getTargetShuffleNode(X86ISD::MOVLPD, dl, VT, V1, V2, DAG);
5201
5202     if (NumElems == 4)
5203       return getTargetShuffleNode(X86ISD::MOVLPS, dl, VT, V1, V2, DAG);
5204   }
5205
5206   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(Op);
5207   // movl and movlp will both match v2i64, but v2i64 is never matched by
5208   // movl earlier because we make it strict to avoid messing with the movlp load
5209   // folding logic (see the code above getMOVLP call). Match it here then,
5210   // this is horrible, but will stay like this until we move all shuffle
5211   // matching to x86 specific nodes. Note that for the 1st condition all
5212   // types are matched with movsd.
5213   if ((HasSSE2 && NumElems == 2) || !X86::isMOVLMask(SVOp))
5214     return getTargetShuffleNode(X86ISD::MOVSD, dl, VT, V1, V2, DAG);
5215   else if (HasSSE2)
5216     return getTargetShuffleNode(X86ISD::MOVSS, dl, VT, V1, V2, DAG);
5217
5218
5219   assert(VT != MVT::v4i32 && "unsupported shuffle type");
5220
5221   // Invert the operand order and use SHUFPS to match it.
5222   return getTargetShuffleNode(X86ISD::SHUFPS, dl, VT, V2, V1,
5223                               X86::getShuffleSHUFImmediate(SVOp), DAG);
5224 }
5225
5226 static inline unsigned getUNPCKLOpcode(EVT VT) {
5227   switch(VT.getSimpleVT().SimpleTy) {
5228   case MVT::v4i32: return X86ISD::PUNPCKLDQ;
5229   case MVT::v2i64: return X86ISD::PUNPCKLQDQ;
5230   case MVT::v4f32: return X86ISD::UNPCKLPS;
5231   case MVT::v2f64: return X86ISD::UNPCKLPD;
5232   case MVT::v16i8: return X86ISD::PUNPCKLBW;
5233   case MVT::v8i16: return X86ISD::PUNPCKLWD;
5234   default:
5235     llvm_unreachable("Unknow type for unpckl");
5236   }
5237   return 0;
5238 }
5239
5240 static inline unsigned getUNPCKHOpcode(EVT VT) {
5241   switch(VT.getSimpleVT().SimpleTy) {
5242   case MVT::v4i32: return X86ISD::PUNPCKHDQ;
5243   case MVT::v2i64: return X86ISD::PUNPCKHQDQ;
5244   case MVT::v4f32: return X86ISD::UNPCKHPS;
5245   case MVT::v2f64: return X86ISD::UNPCKHPD;
5246   case MVT::v16i8: return X86ISD::PUNPCKHBW;
5247   case MVT::v8i16: return X86ISD::PUNPCKHWD;
5248   default:
5249     llvm_unreachable("Unknow type for unpckh");
5250   }
5251   return 0;
5252 }
5253
5254 static
5255 SDValue NormalizeVectorShuffle(SDValue Op, SelectionDAG &DAG,
5256                                const X86Subtarget *Subtarget) {
5257   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(Op);
5258   EVT VT = Op.getValueType();
5259   DebugLoc dl = Op.getDebugLoc();
5260   SDValue V1 = Op.getOperand(0);
5261   SDValue V2 = Op.getOperand(1);
5262
5263   if (isZeroShuffle(SVOp))
5264     return getZeroVector(VT, Subtarget->hasSSE2(), DAG, dl);
5265
5266   // Promote splats to v4f32.
5267   if (SVOp->isSplat())
5268     return PromoteSplat(SVOp, DAG);
5269
5270   // If the shuffle can be profitably rewritten as a narrower shuffle, then
5271   // do it!
5272   if (VT == MVT::v8i16 || VT == MVT::v16i8) {
5273     SDValue NewOp = RewriteAsNarrowerShuffle(SVOp, DAG, dl);
5274     if (NewOp.getNode())
5275       return DAG.getNode(ISD::BIT_CONVERT, dl, VT, NewOp);
5276   } else if ((VT == MVT::v4i32 || (VT == MVT::v4f32 && Subtarget->hasSSE2()))) {
5277     // FIXME: Figure out a cleaner way to do this.
5278     // Try to make use of movq to zero out the top part.
5279     if (ISD::isBuildVectorAllZeros(V2.getNode())) {
5280       SDValue NewOp = RewriteAsNarrowerShuffle(SVOp, DAG, dl);
5281       if (NewOp.getNode()) {
5282         if (isCommutedMOVL(cast<ShuffleVectorSDNode>(NewOp), true, false))
5283           return getVZextMovL(VT, NewOp.getValueType(), NewOp.getOperand(0),
5284                               DAG, Subtarget, dl);
5285       }
5286     } else if (ISD::isBuildVectorAllZeros(V1.getNode())) {
5287       SDValue NewOp = RewriteAsNarrowerShuffle(SVOp, DAG, dl);
5288       if (NewOp.getNode() && X86::isMOVLMask(cast<ShuffleVectorSDNode>(NewOp)))
5289         return getVZextMovL(VT, NewOp.getValueType(), NewOp.getOperand(1),
5290                             DAG, Subtarget, dl);
5291     }
5292   }
5293   return SDValue();
5294 }
5295
5296 SDValue
5297 X86TargetLowering::LowerVECTOR_SHUFFLE(SDValue Op, SelectionDAG &DAG) const {
5298   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(Op);
5299   SDValue V1 = Op.getOperand(0);
5300   SDValue V2 = Op.getOperand(1);
5301   EVT VT = Op.getValueType();
5302   DebugLoc dl = Op.getDebugLoc();
5303   unsigned NumElems = VT.getVectorNumElements();
5304   bool isMMX = VT.getSizeInBits() == 64;
5305   bool V1IsUndef = V1.getOpcode() == ISD::UNDEF;
5306   bool V2IsUndef = V2.getOpcode() == ISD::UNDEF;
5307   bool V1IsSplat = false;
5308   bool V2IsSplat = false;
5309   bool HasSSE2 = Subtarget->hasSSE2() || Subtarget->hasAVX();
5310   bool HasSSE3 = Subtarget->hasSSE3() || Subtarget->hasAVX();
5311   bool HasSSSE3 = Subtarget->hasSSSE3() || Subtarget->hasAVX();
5312   MachineFunction &MF = DAG.getMachineFunction();
5313   bool OptForSize = MF.getFunction()->hasFnAttr(Attribute::OptimizeForSize);
5314
5315   // FIXME: this is somehow handled during isel by MMX pattern fragments. Remove
5316   // the check or come up with another solution when all MMX move to intrinsics,
5317   // but don't allow this to be considered legal, we don't want vector_shuffle
5318   // operations to be matched during isel anymore.
5319   if (isMMX && SVOp->isSplat())
5320     return Op;
5321
5322   // Vector shuffle lowering takes 3 steps:
5323   //
5324   // 1) Normalize the input vectors. Here splats, zeroed vectors, profitable
5325   //    narrowing and commutation of operands should be handled.
5326   // 2) Matching of shuffles with known shuffle masks to x86 target specific
5327   //    shuffle nodes.
5328   // 3) Rewriting of unmatched masks into new generic shuffle operations,
5329   //    so the shuffle can be broken into other shuffles and the legalizer can
5330   //    try the lowering again.
5331   //
5332   // The general ideia is that no vector_shuffle operation should be left to
5333   // be matched during isel, all of them must be converted to a target specific
5334   // node here.
5335
5336   // Normalize the input vectors. Here splats, zeroed vectors, profitable
5337   // narrowing and commutation of operands should be handled. The actual code
5338   // doesn't include all of those, work in progress...
5339   SDValue NewOp = NormalizeVectorShuffle(Op, DAG, Subtarget);
5340   if (NewOp.getNode())
5341     return NewOp;
5342
5343   // NOTE: isPSHUFDMask can also match both masks below (unpckl_undef and
5344   // unpckh_undef). Only use pshufd if speed is more important than size.
5345   if (OptForSize && X86::isUNPCKL_v_undef_Mask(SVOp))
5346     if (VT != MVT::v2i64 && VT != MVT::v2f64)
5347       return getTargetShuffleNode(getUNPCKLOpcode(VT), dl, VT, V1, V1, DAG);
5348   if (OptForSize && X86::isUNPCKH_v_undef_Mask(SVOp))
5349     if (VT != MVT::v2i64 && VT != MVT::v2f64)
5350       return getTargetShuffleNode(getUNPCKHOpcode(VT), dl, VT, V1, V1, DAG);
5351
5352   if (X86::isPSHUFDMask(SVOp)) {
5353     // The actual implementation will match the mask in the if above and then
5354     // during isel it can match several different instructions, not only pshufd
5355     // as its name says, sad but true, emulate the behavior for now...
5356     if (X86::isMOVDDUPMask(SVOp) && ((VT == MVT::v4f32 || VT == MVT::v2i64)))
5357         return getTargetShuffleNode(X86ISD::MOVLHPS, dl, VT, V1, V1, DAG);
5358
5359     unsigned TargetMask = X86::getShuffleSHUFImmediate(SVOp);
5360
5361     if (HasSSE2 && (VT == MVT::v4f32 || VT == MVT::v4i32))
5362       return getTargetShuffleNode(X86ISD::PSHUFD, dl, VT, V1, TargetMask, DAG);
5363
5364     if (HasSSE2 && (VT == MVT::v2i64 || VT == MVT::v2f64))
5365       return getTargetShuffleNode(X86ISD::SHUFPD, dl, VT, V1, V1,
5366                                   TargetMask, DAG);
5367
5368     if (VT == MVT::v4f32)
5369       return getTargetShuffleNode(X86ISD::SHUFPS, dl, VT, V1, V1,
5370                                   TargetMask, DAG);
5371   }
5372
5373   // Check if this can be converted into a logical shift.
5374   bool isLeft = false;
5375   unsigned ShAmt = 0;
5376   SDValue ShVal;
5377   bool isShift = getSubtarget()->hasSSE2() &&
5378     isVectorShift(SVOp, DAG, isLeft, ShVal, ShAmt);
5379   if (isShift && ShVal.hasOneUse()) {
5380     // If the shifted value has multiple uses, it may be cheaper to use
5381     // v_set0 + movlhps or movhlps, etc.
5382     EVT EltVT = VT.getVectorElementType();
5383     ShAmt *= EltVT.getSizeInBits();
5384     return getVShift(isLeft, VT, ShVal, ShAmt, DAG, *this, dl);
5385   }
5386
5387   if (X86::isMOVLMask(SVOp)) {
5388     if (V1IsUndef)
5389       return V2;
5390     if (ISD::isBuildVectorAllZeros(V1.getNode()))
5391       return getVZextMovL(VT, VT, V2, DAG, Subtarget, dl);
5392     if (!isMMX && !X86::isMOVLPMask(SVOp)) {
5393       if (HasSSE2 && (VT == MVT::v2i64 || VT == MVT::v2f64))
5394         return getTargetShuffleNode(X86ISD::MOVSD, dl, VT, V1, V2, DAG);
5395
5396       if (VT == MVT::v4i32 || VT == MVT::v4f32)
5397         return getTargetShuffleNode(X86ISD::MOVSS, dl, VT, V1, V2, DAG);
5398     }
5399   }
5400
5401   // FIXME: fold these into legal mask.
5402   if (!isMMX) {
5403     if (X86::isMOVLHPSMask(SVOp) && !X86::isUNPCKLMask(SVOp))
5404       return getMOVLowToHigh(Op, dl, DAG, HasSSE2);
5405
5406     if (X86::isMOVHLPSMask(SVOp))
5407       return getMOVHighToLow(Op, dl, DAG);
5408
5409     if (X86::isMOVSHDUPMask(SVOp) && HasSSE3 && V2IsUndef && NumElems == 4)
5410       return getTargetShuffleNode(X86ISD::MOVSHDUP, dl, VT, V1, DAG);
5411
5412     if (X86::isMOVSLDUPMask(SVOp) && HasSSE3 && V2IsUndef && NumElems == 4)
5413       return getTargetShuffleNode(X86ISD::MOVSLDUP, dl, VT, V1, DAG);
5414
5415     if (X86::isMOVLPMask(SVOp))
5416       return getMOVLP(Op, dl, DAG, HasSSE2);
5417   }
5418
5419   if (ShouldXformToMOVHLPS(SVOp) ||
5420       ShouldXformToMOVLP(V1.getNode(), V2.getNode(), SVOp))
5421     return CommuteVectorShuffle(SVOp, DAG);
5422
5423   if (isShift) {
5424     // No better options. Use a vshl / vsrl.
5425     EVT EltVT = VT.getVectorElementType();
5426     ShAmt *= EltVT.getSizeInBits();
5427     return getVShift(isLeft, VT, ShVal, ShAmt, DAG, *this, dl);
5428   }
5429
5430   bool Commuted = false;
5431   // FIXME: This should also accept a bitcast of a splat?  Be careful, not
5432   // 1,1,1,1 -> v8i16 though.
5433   V1IsSplat = isSplatVector(V1.getNode());
5434   V2IsSplat = isSplatVector(V2.getNode());
5435
5436   // Canonicalize the splat or undef, if present, to be on the RHS.
5437   if ((V1IsSplat || V1IsUndef) && !(V2IsSplat || V2IsUndef)) {
5438     Op = CommuteVectorShuffle(SVOp, DAG);
5439     SVOp = cast<ShuffleVectorSDNode>(Op);
5440     V1 = SVOp->getOperand(0);
5441     V2 = SVOp->getOperand(1);
5442     std::swap(V1IsSplat, V2IsSplat);
5443     std::swap(V1IsUndef, V2IsUndef);
5444     Commuted = true;
5445   }
5446
5447   if (isCommutedMOVL(SVOp, V2IsSplat, V2IsUndef)) {
5448     // Shuffling low element of v1 into undef, just return v1.
5449     if (V2IsUndef)
5450       return V1;
5451     // If V2 is a splat, the mask may be malformed such as <4,3,3,3>, which
5452     // the instruction selector will not match, so get a canonical MOVL with
5453     // swapped operands to undo the commute.
5454     return getMOVL(DAG, dl, VT, V2, V1);
5455   }
5456
5457   if (X86::isUNPCKLMask(SVOp))
5458     return (isMMX) ?
5459       Op : getTargetShuffleNode(getUNPCKLOpcode(VT), dl, VT, V1, V2, DAG);
5460
5461   if (X86::isUNPCKHMask(SVOp))
5462     return (isMMX) ?
5463       Op : getTargetShuffleNode(getUNPCKHOpcode(VT), dl, VT, V1, V2, DAG);
5464
5465   if (V2IsSplat) {
5466     // Normalize mask so all entries that point to V2 points to its first
5467     // element then try to match unpck{h|l} again. If match, return a
5468     // new vector_shuffle with the corrected mask.
5469     SDValue NewMask = NormalizeMask(SVOp, DAG);
5470     ShuffleVectorSDNode *NSVOp = cast<ShuffleVectorSDNode>(NewMask);
5471     if (NSVOp != SVOp) {
5472       if (X86::isUNPCKLMask(NSVOp, true)) {
5473         return NewMask;
5474       } else if (X86::isUNPCKHMask(NSVOp, true)) {
5475         return NewMask;
5476       }
5477     }
5478   }
5479
5480   if (Commuted) {
5481     // Commute is back and try unpck* again.
5482     // FIXME: this seems wrong.
5483     SDValue NewOp = CommuteVectorShuffle(SVOp, DAG);
5484     ShuffleVectorSDNode *NewSVOp = cast<ShuffleVectorSDNode>(NewOp);
5485
5486     if (X86::isUNPCKLMask(NewSVOp))
5487       return (isMMX) ?
5488         NewOp : getTargetShuffleNode(getUNPCKLOpcode(VT), dl, VT, V2, V1, DAG);
5489
5490     if (X86::isUNPCKHMask(NewSVOp))
5491       return (isMMX) ?
5492         NewOp : getTargetShuffleNode(getUNPCKHOpcode(VT), dl, VT, V2, V1, DAG);
5493   }
5494
5495   // FIXME: for mmx, bitcast v2i32 to v4i16 for shuffle.
5496
5497   // Normalize the node to match x86 shuffle ops if needed
5498   if (!isMMX && V2.getOpcode() != ISD::UNDEF && isCommutedSHUFP(SVOp))
5499     return CommuteVectorShuffle(SVOp, DAG);
5500
5501   // The checks below are all present in isShuffleMaskLegal, but they are
5502   // inlined here right now to enable us to directly emit target specific
5503   // nodes, and remove one by one until they don't return Op anymore.
5504   SmallVector<int, 16> M;
5505   SVOp->getMask(M);
5506
5507   if (isPALIGNRMask(M, VT, HasSSSE3))
5508     return getTargetShuffleNode(X86ISD::PALIGN, dl, VT, V1, V2,
5509                                 X86::getShufflePALIGNRImmediate(SVOp),
5510                                 DAG);
5511
5512   // Only a few shuffle masks are handled for 64-bit vectors (MMX), and
5513   // 64-bit vectors which made to this point can't be handled, they are
5514   // expanded.
5515   if (isMMX)
5516     return SDValue();
5517
5518   if (ShuffleVectorSDNode::isSplatMask(&M[0], VT) &&
5519       SVOp->getSplatIndex() == 0 && V2IsUndef) {
5520     if (VT == MVT::v2f64)
5521       return getTargetShuffleNode(X86ISD::UNPCKLPD, dl, VT, V1, V1, DAG);
5522     if (VT == MVT::v2i64)
5523       return getTargetShuffleNode(X86ISD::PUNPCKLQDQ, dl, VT, V1, V1, DAG);
5524   }
5525
5526   if (isPSHUFHWMask(M, VT))
5527     return getTargetShuffleNode(X86ISD::PSHUFHW, dl, VT, V1,
5528                                 X86::getShufflePSHUFHWImmediate(SVOp),
5529                                 DAG);
5530
5531   if (isPSHUFLWMask(M, VT))
5532     return getTargetShuffleNode(X86ISD::PSHUFLW, dl, VT, V1,
5533                                 X86::getShufflePSHUFLWImmediate(SVOp),
5534                                 DAG);
5535
5536   if (isSHUFPMask(M, VT)) {
5537     unsigned TargetMask = X86::getShuffleSHUFImmediate(SVOp);
5538     if (VT == MVT::v4f32 || VT == MVT::v4i32)
5539       return getTargetShuffleNode(X86ISD::SHUFPS, dl, VT, V1, V2,
5540                                   TargetMask, DAG);
5541     if (VT == MVT::v2f64 || VT == MVT::v2i64)
5542       return getTargetShuffleNode(X86ISD::SHUFPD, dl, VT, V1, V2,
5543                                   TargetMask, DAG);
5544   }
5545
5546   if (X86::isUNPCKL_v_undef_Mask(SVOp))
5547     if (VT != MVT::v2i64 && VT != MVT::v2f64)
5548       return getTargetShuffleNode(getUNPCKLOpcode(VT), dl, VT, V1, V1, DAG);
5549   if (X86::isUNPCKH_v_undef_Mask(SVOp))
5550     if (VT != MVT::v2i64 && VT != MVT::v2f64)
5551       return getTargetShuffleNode(getUNPCKHOpcode(VT), dl, VT, V1, V1, DAG);
5552
5553   // Handle v8i16 specifically since SSE can do byte extraction and insertion.
5554   if (VT == MVT::v8i16) {
5555     SDValue NewOp = LowerVECTOR_SHUFFLEv8i16(Op, DAG);
5556     if (NewOp.getNode())
5557       return NewOp;
5558   }
5559
5560   if (VT == MVT::v16i8) {
5561     SDValue NewOp = LowerVECTOR_SHUFFLEv16i8(SVOp, DAG, *this);
5562     if (NewOp.getNode())
5563       return NewOp;
5564   }
5565
5566   // Handle all 4 wide cases with a number of shuffles except for MMX.
5567   if (NumElems == 4 && !isMMX)
5568     return LowerVECTOR_SHUFFLE_4wide(SVOp, DAG);
5569
5570   return SDValue();
5571 }
5572
5573 SDValue
5574 X86TargetLowering::LowerEXTRACT_VECTOR_ELT_SSE4(SDValue Op,
5575                                                 SelectionDAG &DAG) const {
5576   EVT VT = Op.getValueType();
5577   DebugLoc dl = Op.getDebugLoc();
5578   if (VT.getSizeInBits() == 8) {
5579     SDValue Extract = DAG.getNode(X86ISD::PEXTRB, dl, MVT::i32,
5580                                     Op.getOperand(0), Op.getOperand(1));
5581     SDValue Assert  = DAG.getNode(ISD::AssertZext, dl, MVT::i32, Extract,
5582                                     DAG.getValueType(VT));
5583     return DAG.getNode(ISD::TRUNCATE, dl, VT, Assert);
5584   } else if (VT.getSizeInBits() == 16) {
5585     unsigned Idx = cast<ConstantSDNode>(Op.getOperand(1))->getZExtValue();
5586     // If Idx is 0, it's cheaper to do a move instead of a pextrw.
5587     if (Idx == 0)
5588       return DAG.getNode(ISD::TRUNCATE, dl, MVT::i16,
5589                          DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::i32,
5590                                      DAG.getNode(ISD::BIT_CONVERT, dl,
5591                                                  MVT::v4i32,
5592                                                  Op.getOperand(0)),
5593                                      Op.getOperand(1)));
5594     SDValue Extract = DAG.getNode(X86ISD::PEXTRW, dl, MVT::i32,
5595                                     Op.getOperand(0), Op.getOperand(1));
5596     SDValue Assert  = DAG.getNode(ISD::AssertZext, dl, MVT::i32, Extract,
5597                                     DAG.getValueType(VT));
5598     return DAG.getNode(ISD::TRUNCATE, dl, VT, Assert);
5599   } else if (VT == MVT::f32) {
5600     // EXTRACTPS outputs to a GPR32 register which will require a movd to copy
5601     // the result back to FR32 register. It's only worth matching if the
5602     // result has a single use which is a store or a bitcast to i32.  And in
5603     // the case of a store, it's not worth it if the index is a constant 0,
5604     // because a MOVSSmr can be used instead, which is smaller and faster.
5605     if (!Op.hasOneUse())
5606       return SDValue();
5607     SDNode *User = *Op.getNode()->use_begin();
5608     if ((User->getOpcode() != ISD::STORE ||
5609          (isa<ConstantSDNode>(Op.getOperand(1)) &&
5610           cast<ConstantSDNode>(Op.getOperand(1))->isNullValue())) &&
5611         (User->getOpcode() != ISD::BIT_CONVERT ||
5612          User->getValueType(0) != MVT::i32))
5613       return SDValue();
5614     SDValue Extract = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::i32,
5615                                   DAG.getNode(ISD::BIT_CONVERT, dl, MVT::v4i32,
5616                                               Op.getOperand(0)),
5617                                               Op.getOperand(1));
5618     return DAG.getNode(ISD::BIT_CONVERT, dl, MVT::f32, Extract);
5619   } else if (VT == MVT::i32) {
5620     // ExtractPS works with constant index.
5621     if (isa<ConstantSDNode>(Op.getOperand(1)))
5622       return Op;
5623   }
5624   return SDValue();
5625 }
5626
5627
5628 SDValue
5629 X86TargetLowering::LowerEXTRACT_VECTOR_ELT(SDValue Op,
5630                                            SelectionDAG &DAG) const {
5631   if (!isa<ConstantSDNode>(Op.getOperand(1)))
5632     return SDValue();
5633
5634   if (Subtarget->hasSSE41()) {
5635     SDValue Res = LowerEXTRACT_VECTOR_ELT_SSE4(Op, DAG);
5636     if (Res.getNode())
5637       return Res;
5638   }
5639
5640   EVT VT = Op.getValueType();
5641   DebugLoc dl = Op.getDebugLoc();
5642   // TODO: handle v16i8.
5643   if (VT.getSizeInBits() == 16) {
5644     SDValue Vec = Op.getOperand(0);
5645     unsigned Idx = cast<ConstantSDNode>(Op.getOperand(1))->getZExtValue();
5646     if (Idx == 0)
5647       return DAG.getNode(ISD::TRUNCATE, dl, MVT::i16,
5648                          DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::i32,
5649                                      DAG.getNode(ISD::BIT_CONVERT, dl,
5650                                                  MVT::v4i32, Vec),
5651                                      Op.getOperand(1)));
5652     // Transform it so it match pextrw which produces a 32-bit result.
5653     EVT EltVT = MVT::i32;
5654     SDValue Extract = DAG.getNode(X86ISD::PEXTRW, dl, EltVT,
5655                                     Op.getOperand(0), Op.getOperand(1));
5656     SDValue Assert  = DAG.getNode(ISD::AssertZext, dl, EltVT, Extract,
5657                                     DAG.getValueType(VT));
5658     return DAG.getNode(ISD::TRUNCATE, dl, VT, Assert);
5659   } else if (VT.getSizeInBits() == 32) {
5660     unsigned Idx = cast<ConstantSDNode>(Op.getOperand(1))->getZExtValue();
5661     if (Idx == 0)
5662       return Op;
5663
5664     // SHUFPS the element to the lowest double word, then movss.
5665     int Mask[4] = { Idx, -1, -1, -1 };
5666     EVT VVT = Op.getOperand(0).getValueType();
5667     SDValue Vec = DAG.getVectorShuffle(VVT, dl, Op.getOperand(0),
5668                                        DAG.getUNDEF(VVT), Mask);
5669     return DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, VT, Vec,
5670                        DAG.getIntPtrConstant(0));
5671   } else if (VT.getSizeInBits() == 64) {
5672     // FIXME: .td only matches this for <2 x f64>, not <2 x i64> on 32b
5673     // FIXME: seems like this should be unnecessary if mov{h,l}pd were taught
5674     //        to match extract_elt for f64.
5675     unsigned Idx = cast<ConstantSDNode>(Op.getOperand(1))->getZExtValue();
5676     if (Idx == 0)
5677       return Op;
5678
5679     // UNPCKHPD the element to the lowest double word, then movsd.
5680     // Note if the lower 64 bits of the result of the UNPCKHPD is then stored
5681     // to a f64mem, the whole operation is folded into a single MOVHPDmr.
5682     int Mask[2] = { 1, -1 };
5683     EVT VVT = Op.getOperand(0).getValueType();
5684     SDValue Vec = DAG.getVectorShuffle(VVT, dl, Op.getOperand(0),
5685                                        DAG.getUNDEF(VVT), Mask);
5686     return DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, VT, Vec,
5687                        DAG.getIntPtrConstant(0));
5688   }
5689
5690   return SDValue();
5691 }
5692
5693 SDValue
5694 X86TargetLowering::LowerINSERT_VECTOR_ELT_SSE4(SDValue Op,
5695                                                SelectionDAG &DAG) const {
5696   EVT VT = Op.getValueType();
5697   EVT EltVT = VT.getVectorElementType();
5698   DebugLoc dl = Op.getDebugLoc();
5699
5700   SDValue N0 = Op.getOperand(0);
5701   SDValue N1 = Op.getOperand(1);
5702   SDValue N2 = Op.getOperand(2);
5703
5704   if ((EltVT.getSizeInBits() == 8 || EltVT.getSizeInBits() == 16) &&
5705       isa<ConstantSDNode>(N2)) {
5706     unsigned Opc;
5707     if (VT == MVT::v8i16)
5708       Opc = X86ISD::PINSRW;
5709     else if (VT == MVT::v4i16)
5710       Opc = X86ISD::MMX_PINSRW;
5711     else if (VT == MVT::v16i8)
5712       Opc = X86ISD::PINSRB;
5713     else
5714       Opc = X86ISD::PINSRB;
5715
5716     // Transform it so it match pinsr{b,w} which expects a GR32 as its second
5717     // argument.
5718     if (N1.getValueType() != MVT::i32)
5719       N1 = DAG.getNode(ISD::ANY_EXTEND, dl, MVT::i32, N1);
5720     if (N2.getValueType() != MVT::i32)
5721       N2 = DAG.getIntPtrConstant(cast<ConstantSDNode>(N2)->getZExtValue());
5722     return DAG.getNode(Opc, dl, VT, N0, N1, N2);
5723   } else if (EltVT == MVT::f32 && isa<ConstantSDNode>(N2)) {
5724     // Bits [7:6] of the constant are the source select.  This will always be
5725     //  zero here.  The DAG Combiner may combine an extract_elt index into these
5726     //  bits.  For example (insert (extract, 3), 2) could be matched by putting
5727     //  the '3' into bits [7:6] of X86ISD::INSERTPS.
5728     // Bits [5:4] of the constant are the destination select.  This is the
5729     //  value of the incoming immediate.
5730     // Bits [3:0] of the constant are the zero mask.  The DAG Combiner may
5731     //   combine either bitwise AND or insert of float 0.0 to set these bits.
5732     N2 = DAG.getIntPtrConstant(cast<ConstantSDNode>(N2)->getZExtValue() << 4);
5733     // Create this as a scalar to vector..
5734     N1 = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, MVT::v4f32, N1);
5735     return DAG.getNode(X86ISD::INSERTPS, dl, VT, N0, N1, N2);
5736   } else if (EltVT == MVT::i32 && isa<ConstantSDNode>(N2)) {
5737     // PINSR* works with constant index.
5738     return Op;
5739   }
5740   return SDValue();
5741 }
5742
5743 SDValue
5744 X86TargetLowering::LowerINSERT_VECTOR_ELT(SDValue Op, SelectionDAG &DAG) const {
5745   EVT VT = Op.getValueType();
5746   EVT EltVT = VT.getVectorElementType();
5747
5748   if (Subtarget->hasSSE41())
5749     return LowerINSERT_VECTOR_ELT_SSE4(Op, DAG);
5750
5751   if (EltVT == MVT::i8)
5752     return SDValue();
5753
5754   DebugLoc dl = Op.getDebugLoc();
5755   SDValue N0 = Op.getOperand(0);
5756   SDValue N1 = Op.getOperand(1);
5757   SDValue N2 = Op.getOperand(2);
5758
5759   if (EltVT.getSizeInBits() == 16 && isa<ConstantSDNode>(N2)) {
5760     // Transform it so it match pinsrw which expects a 16-bit value in a GR32
5761     // as its second argument.
5762     if (N1.getValueType() != MVT::i32)
5763       N1 = DAG.getNode(ISD::ANY_EXTEND, dl, MVT::i32, N1);
5764     if (N2.getValueType() != MVT::i32)
5765       N2 = DAG.getIntPtrConstant(cast<ConstantSDNode>(N2)->getZExtValue());
5766     return DAG.getNode(VT == MVT::v8i16 ? X86ISD::PINSRW : X86ISD::MMX_PINSRW,
5767                        dl, VT, N0, N1, N2);
5768   }
5769   return SDValue();
5770 }
5771
5772 SDValue
5773 X86TargetLowering::LowerSCALAR_TO_VECTOR(SDValue Op, SelectionDAG &DAG) const {
5774   DebugLoc dl = Op.getDebugLoc();
5775   
5776   if (Op.getValueType() == MVT::v1i64 &&
5777       Op.getOperand(0).getValueType() == MVT::i64)
5778     return DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, MVT::v1i64, Op.getOperand(0));
5779
5780   SDValue AnyExt = DAG.getNode(ISD::ANY_EXTEND, dl, MVT::i32, Op.getOperand(0));
5781   EVT VT = MVT::v2i32;
5782   switch (Op.getValueType().getSimpleVT().SimpleTy) {
5783   default: break;
5784   case MVT::v16i8:
5785   case MVT::v8i16:
5786     VT = MVT::v4i32;
5787     break;
5788   }
5789   return DAG.getNode(ISD::BIT_CONVERT, dl, Op.getValueType(),
5790                      DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, VT, AnyExt));
5791 }
5792
5793 // ConstantPool, JumpTable, GlobalAddress, and ExternalSymbol are lowered as
5794 // their target countpart wrapped in the X86ISD::Wrapper node. Suppose N is
5795 // one of the above mentioned nodes. It has to be wrapped because otherwise
5796 // Select(N) returns N. So the raw TargetGlobalAddress nodes, etc. can only
5797 // be used to form addressing mode. These wrapped nodes will be selected
5798 // into MOV32ri.
5799 SDValue
5800 X86TargetLowering::LowerConstantPool(SDValue Op, SelectionDAG &DAG) const {
5801   ConstantPoolSDNode *CP = cast<ConstantPoolSDNode>(Op);
5802
5803   // In PIC mode (unless we're in RIPRel PIC mode) we add an offset to the
5804   // global base reg.
5805   unsigned char OpFlag = 0;
5806   unsigned WrapperKind = X86ISD::Wrapper;
5807   CodeModel::Model M = getTargetMachine().getCodeModel();
5808
5809   if (Subtarget->isPICStyleRIPRel() &&
5810       (M == CodeModel::Small || M == CodeModel::Kernel))
5811     WrapperKind = X86ISD::WrapperRIP;
5812   else if (Subtarget->isPICStyleGOT())
5813     OpFlag = X86II::MO_GOTOFF;
5814   else if (Subtarget->isPICStyleStubPIC())
5815     OpFlag = X86II::MO_PIC_BASE_OFFSET;
5816
5817   SDValue Result = DAG.getTargetConstantPool(CP->getConstVal(), getPointerTy(),
5818                                              CP->getAlignment(),
5819                                              CP->getOffset(), OpFlag);
5820   DebugLoc DL = CP->getDebugLoc();
5821   Result = DAG.getNode(WrapperKind, DL, getPointerTy(), Result);
5822   // With PIC, the address is actually $g + Offset.
5823   if (OpFlag) {
5824     Result = DAG.getNode(ISD::ADD, DL, getPointerTy(),
5825                          DAG.getNode(X86ISD::GlobalBaseReg,
5826                                      DebugLoc(), getPointerTy()),
5827                          Result);
5828   }
5829
5830   return Result;
5831 }
5832
5833 SDValue X86TargetLowering::LowerJumpTable(SDValue Op, SelectionDAG &DAG) const {
5834   JumpTableSDNode *JT = cast<JumpTableSDNode>(Op);
5835
5836   // In PIC mode (unless we're in RIPRel PIC mode) we add an offset to the
5837   // global base reg.
5838   unsigned char OpFlag = 0;
5839   unsigned WrapperKind = X86ISD::Wrapper;
5840   CodeModel::Model M = getTargetMachine().getCodeModel();
5841
5842   if (Subtarget->isPICStyleRIPRel() &&
5843       (M == CodeModel::Small || M == CodeModel::Kernel))
5844     WrapperKind = X86ISD::WrapperRIP;
5845   else if (Subtarget->isPICStyleGOT())
5846     OpFlag = X86II::MO_GOTOFF;
5847   else if (Subtarget->isPICStyleStubPIC())
5848     OpFlag = X86II::MO_PIC_BASE_OFFSET;
5849
5850   SDValue Result = DAG.getTargetJumpTable(JT->getIndex(), getPointerTy(),
5851                                           OpFlag);
5852   DebugLoc DL = JT->getDebugLoc();
5853   Result = DAG.getNode(WrapperKind, DL, getPointerTy(), Result);
5854
5855   // With PIC, the address is actually $g + Offset.
5856   if (OpFlag) {
5857     Result = DAG.getNode(ISD::ADD, DL, getPointerTy(),
5858                          DAG.getNode(X86ISD::GlobalBaseReg,
5859                                      DebugLoc(), getPointerTy()),
5860                          Result);
5861   }
5862
5863   return Result;
5864 }
5865
5866 SDValue
5867 X86TargetLowering::LowerExternalSymbol(SDValue Op, SelectionDAG &DAG) const {
5868   const char *Sym = cast<ExternalSymbolSDNode>(Op)->getSymbol();
5869
5870   // In PIC mode (unless we're in RIPRel PIC mode) we add an offset to the
5871   // global base reg.
5872   unsigned char OpFlag = 0;
5873   unsigned WrapperKind = X86ISD::Wrapper;
5874   CodeModel::Model M = getTargetMachine().getCodeModel();
5875
5876   if (Subtarget->isPICStyleRIPRel() &&
5877       (M == CodeModel::Small || M == CodeModel::Kernel))
5878     WrapperKind = X86ISD::WrapperRIP;
5879   else if (Subtarget->isPICStyleGOT())
5880     OpFlag = X86II::MO_GOTOFF;
5881   else if (Subtarget->isPICStyleStubPIC())
5882     OpFlag = X86II::MO_PIC_BASE_OFFSET;
5883
5884   SDValue Result = DAG.getTargetExternalSymbol(Sym, getPointerTy(), OpFlag);
5885
5886   DebugLoc DL = Op.getDebugLoc();
5887   Result = DAG.getNode(WrapperKind, DL, getPointerTy(), Result);
5888
5889
5890   // With PIC, the address is actually $g + Offset.
5891   if (getTargetMachine().getRelocationModel() == Reloc::PIC_ &&
5892       !Subtarget->is64Bit()) {
5893     Result = DAG.getNode(ISD::ADD, DL, getPointerTy(),
5894                          DAG.getNode(X86ISD::GlobalBaseReg,
5895                                      DebugLoc(), getPointerTy()),
5896                          Result);
5897   }
5898
5899   return Result;
5900 }
5901
5902 SDValue
5903 X86TargetLowering::LowerBlockAddress(SDValue Op, SelectionDAG &DAG) const {
5904   // Create the TargetBlockAddressAddress node.
5905   unsigned char OpFlags =
5906     Subtarget->ClassifyBlockAddressReference();
5907   CodeModel::Model M = getTargetMachine().getCodeModel();
5908   const BlockAddress *BA = cast<BlockAddressSDNode>(Op)->getBlockAddress();
5909   DebugLoc dl = Op.getDebugLoc();
5910   SDValue Result = DAG.getBlockAddress(BA, getPointerTy(),
5911                                        /*isTarget=*/true, OpFlags);
5912
5913   if (Subtarget->isPICStyleRIPRel() &&
5914       (M == CodeModel::Small || M == CodeModel::Kernel))
5915     Result = DAG.getNode(X86ISD::WrapperRIP, dl, getPointerTy(), Result);
5916   else
5917     Result = DAG.getNode(X86ISD::Wrapper, dl, getPointerTy(), Result);
5918
5919   // With PIC, the address is actually $g + Offset.
5920   if (isGlobalRelativeToPICBase(OpFlags)) {
5921     Result = DAG.getNode(ISD::ADD, dl, getPointerTy(),
5922                          DAG.getNode(X86ISD::GlobalBaseReg, dl, getPointerTy()),
5923                          Result);
5924   }
5925
5926   return Result;
5927 }
5928
5929 SDValue
5930 X86TargetLowering::LowerGlobalAddress(const GlobalValue *GV, DebugLoc dl,
5931                                       int64_t Offset,
5932                                       SelectionDAG &DAG) const {
5933   // Create the TargetGlobalAddress node, folding in the constant
5934   // offset if it is legal.
5935   unsigned char OpFlags =
5936     Subtarget->ClassifyGlobalReference(GV, getTargetMachine());
5937   CodeModel::Model M = getTargetMachine().getCodeModel();
5938   SDValue Result;
5939   if (OpFlags == X86II::MO_NO_FLAG &&
5940       X86::isOffsetSuitableForCodeModel(Offset, M)) {
5941     // A direct static reference to a global.
5942     Result = DAG.getTargetGlobalAddress(GV, dl, getPointerTy(), Offset);
5943     Offset = 0;
5944   } else {
5945     Result = DAG.getTargetGlobalAddress(GV, dl, getPointerTy(), 0, OpFlags);
5946   }
5947
5948   if (Subtarget->isPICStyleRIPRel() &&
5949       (M == CodeModel::Small || M == CodeModel::Kernel))
5950     Result = DAG.getNode(X86ISD::WrapperRIP, dl, getPointerTy(), Result);
5951   else
5952     Result = DAG.getNode(X86ISD::Wrapper, dl, getPointerTy(), Result);
5953
5954   // With PIC, the address is actually $g + Offset.
5955   if (isGlobalRelativeToPICBase(OpFlags)) {
5956     Result = DAG.getNode(ISD::ADD, dl, getPointerTy(),
5957                          DAG.getNode(X86ISD::GlobalBaseReg, dl, getPointerTy()),
5958                          Result);
5959   }
5960
5961   // For globals that require a load from a stub to get the address, emit the
5962   // load.
5963   if (isGlobalStubReference(OpFlags))
5964     Result = DAG.getLoad(getPointerTy(), dl, DAG.getEntryNode(), Result,
5965                          PseudoSourceValue::getGOT(), 0, false, false, 0);
5966
5967   // If there was a non-zero offset that we didn't fold, create an explicit
5968   // addition for it.
5969   if (Offset != 0)
5970     Result = DAG.getNode(ISD::ADD, dl, getPointerTy(), Result,
5971                          DAG.getConstant(Offset, getPointerTy()));
5972
5973   return Result;
5974 }
5975
5976 SDValue
5977 X86TargetLowering::LowerGlobalAddress(SDValue Op, SelectionDAG &DAG) const {
5978   const GlobalValue *GV = cast<GlobalAddressSDNode>(Op)->getGlobal();
5979   int64_t Offset = cast<GlobalAddressSDNode>(Op)->getOffset();
5980   return LowerGlobalAddress(GV, Op.getDebugLoc(), Offset, DAG);
5981 }
5982
5983 static SDValue
5984 GetTLSADDR(SelectionDAG &DAG, SDValue Chain, GlobalAddressSDNode *GA,
5985            SDValue *InFlag, const EVT PtrVT, unsigned ReturnReg,
5986            unsigned char OperandFlags) {
5987   MachineFrameInfo *MFI = DAG.getMachineFunction().getFrameInfo();
5988   SDVTList NodeTys = DAG.getVTList(MVT::Other, MVT::Flag);
5989   DebugLoc dl = GA->getDebugLoc();
5990   SDValue TGA = DAG.getTargetGlobalAddress(GA->getGlobal(), dl,
5991                                            GA->getValueType(0),
5992                                            GA->getOffset(),
5993                                            OperandFlags);
5994   if (InFlag) {
5995     SDValue Ops[] = { Chain,  TGA, *InFlag };
5996     Chain = DAG.getNode(X86ISD::TLSADDR, dl, NodeTys, Ops, 3);
5997   } else {
5998     SDValue Ops[]  = { Chain, TGA };
5999     Chain = DAG.getNode(X86ISD::TLSADDR, dl, NodeTys, Ops, 2);
6000   }
6001
6002   // TLSADDR will be codegen'ed as call. Inform MFI that function has calls.
6003   MFI->setAdjustsStack(true);
6004
6005   SDValue Flag = Chain.getValue(1);
6006   return DAG.getCopyFromReg(Chain, dl, ReturnReg, PtrVT, Flag);
6007 }
6008
6009 // Lower ISD::GlobalTLSAddress using the "general dynamic" model, 32 bit
6010 static SDValue
6011 LowerToTLSGeneralDynamicModel32(GlobalAddressSDNode *GA, SelectionDAG &DAG,
6012                                 const EVT PtrVT) {
6013   SDValue InFlag;
6014   DebugLoc dl = GA->getDebugLoc();  // ? function entry point might be better
6015   SDValue Chain = DAG.getCopyToReg(DAG.getEntryNode(), dl, X86::EBX,
6016                                      DAG.getNode(X86ISD::GlobalBaseReg,
6017                                                  DebugLoc(), PtrVT), InFlag);
6018   InFlag = Chain.getValue(1);
6019
6020   return GetTLSADDR(DAG, Chain, GA, &InFlag, PtrVT, X86::EAX, X86II::MO_TLSGD);
6021 }
6022
6023 // Lower ISD::GlobalTLSAddress using the "general dynamic" model, 64 bit
6024 static SDValue
6025 LowerToTLSGeneralDynamicModel64(GlobalAddressSDNode *GA, SelectionDAG &DAG,
6026                                 const EVT PtrVT) {
6027   return GetTLSADDR(DAG, DAG.getEntryNode(), GA, NULL, PtrVT,
6028                     X86::RAX, X86II::MO_TLSGD);
6029 }
6030
6031 // Lower ISD::GlobalTLSAddress using the "initial exec" (for no-pic) or
6032 // "local exec" model.
6033 static SDValue LowerToTLSExecModel(GlobalAddressSDNode *GA, SelectionDAG &DAG,
6034                                    const EVT PtrVT, TLSModel::Model model,
6035                                    bool is64Bit) {
6036   DebugLoc dl = GA->getDebugLoc();
6037   // Get the Thread Pointer
6038   SDValue Base = DAG.getNode(X86ISD::SegmentBaseAddress,
6039                              DebugLoc(), PtrVT,
6040                              DAG.getRegister(is64Bit? X86::FS : X86::GS,
6041                                              MVT::i32));
6042
6043   SDValue ThreadPointer = DAG.getLoad(PtrVT, dl, DAG.getEntryNode(), Base,
6044                                       NULL, 0, false, false, 0);
6045
6046   unsigned char OperandFlags = 0;
6047   // Most TLS accesses are not RIP relative, even on x86-64.  One exception is
6048   // initialexec.
6049   unsigned WrapperKind = X86ISD::Wrapper;
6050   if (model == TLSModel::LocalExec) {
6051     OperandFlags = is64Bit ? X86II::MO_TPOFF : X86II::MO_NTPOFF;
6052   } else if (is64Bit) {
6053     assert(model == TLSModel::InitialExec);
6054     OperandFlags = X86II::MO_GOTTPOFF;
6055     WrapperKind = X86ISD::WrapperRIP;
6056   } else {
6057     assert(model == TLSModel::InitialExec);
6058     OperandFlags = X86II::MO_INDNTPOFF;
6059   }
6060
6061   // emit "addl x@ntpoff,%eax" (local exec) or "addl x@indntpoff,%eax" (initial
6062   // exec)
6063   SDValue TGA = DAG.getTargetGlobalAddress(GA->getGlobal(), dl, 
6064                                            GA->getValueType(0),
6065                                            GA->getOffset(), OperandFlags);
6066   SDValue Offset = DAG.getNode(WrapperKind, dl, PtrVT, TGA);
6067
6068   if (model == TLSModel::InitialExec)
6069     Offset = DAG.getLoad(PtrVT, dl, DAG.getEntryNode(), Offset,
6070                          PseudoSourceValue::getGOT(), 0, false, false, 0);
6071
6072   // The address of the thread local variable is the add of the thread
6073   // pointer with the offset of the variable.
6074   return DAG.getNode(ISD::ADD, dl, PtrVT, ThreadPointer, Offset);
6075 }
6076
6077 SDValue
6078 X86TargetLowering::LowerGlobalTLSAddress(SDValue Op, SelectionDAG &DAG) const {
6079   
6080   GlobalAddressSDNode *GA = cast<GlobalAddressSDNode>(Op);
6081   const GlobalValue *GV = GA->getGlobal();
6082
6083   if (Subtarget->isTargetELF()) {
6084     // TODO: implement the "local dynamic" model
6085     // TODO: implement the "initial exec"model for pic executables
6086     
6087     // If GV is an alias then use the aliasee for determining
6088     // thread-localness.
6089     if (const GlobalAlias *GA = dyn_cast<GlobalAlias>(GV))
6090       GV = GA->resolveAliasedGlobal(false);
6091     
6092     TLSModel::Model model 
6093       = getTLSModel(GV, getTargetMachine().getRelocationModel());
6094     
6095     switch (model) {
6096       case TLSModel::GeneralDynamic:
6097       case TLSModel::LocalDynamic: // not implemented
6098         if (Subtarget->is64Bit())
6099           return LowerToTLSGeneralDynamicModel64(GA, DAG, getPointerTy());
6100         return LowerToTLSGeneralDynamicModel32(GA, DAG, getPointerTy());
6101         
6102       case TLSModel::InitialExec:
6103       case TLSModel::LocalExec:
6104         return LowerToTLSExecModel(GA, DAG, getPointerTy(), model,
6105                                    Subtarget->is64Bit());
6106     }
6107   } else if (Subtarget->isTargetDarwin()) {
6108     // Darwin only has one model of TLS.  Lower to that.
6109     unsigned char OpFlag = 0;
6110     unsigned WrapperKind = Subtarget->isPICStyleRIPRel() ?
6111                            X86ISD::WrapperRIP : X86ISD::Wrapper;
6112     
6113     // In PIC mode (unless we're in RIPRel PIC mode) we add an offset to the
6114     // global base reg.
6115     bool PIC32 = (getTargetMachine().getRelocationModel() == Reloc::PIC_) &&
6116                   !Subtarget->is64Bit();
6117     if (PIC32)
6118       OpFlag = X86II::MO_TLVP_PIC_BASE;
6119     else
6120       OpFlag = X86II::MO_TLVP;
6121     DebugLoc DL = Op.getDebugLoc();    
6122     SDValue Result = DAG.getTargetGlobalAddress(GA->getGlobal(), DL,
6123                                                 getPointerTy(),
6124                                                 GA->getOffset(), OpFlag);
6125     SDValue Offset = DAG.getNode(WrapperKind, DL, getPointerTy(), Result);
6126   
6127     // With PIC32, the address is actually $g + Offset.
6128     if (PIC32)
6129       Offset = DAG.getNode(ISD::ADD, DL, getPointerTy(),
6130                            DAG.getNode(X86ISD::GlobalBaseReg,
6131                                        DebugLoc(), getPointerTy()),
6132                            Offset);
6133     
6134     // Lowering the machine isd will make sure everything is in the right
6135     // location.
6136     SDValue Args[] = { Offset };
6137     SDValue Chain = DAG.getNode(X86ISD::TLSCALL, DL, MVT::Other, Args, 1);
6138     
6139     // TLSCALL will be codegen'ed as call. Inform MFI that function has calls.
6140     MachineFrameInfo *MFI = DAG.getMachineFunction().getFrameInfo();
6141     MFI->setAdjustsStack(true);
6142
6143     // And our return value (tls address) is in the standard call return value
6144     // location.
6145     unsigned Reg = Subtarget->is64Bit() ? X86::RAX : X86::EAX;
6146     return DAG.getCopyFromReg(Chain, DL, Reg, getPointerTy());
6147   }
6148   
6149   assert(false &&
6150          "TLS not implemented for this target.");
6151
6152   llvm_unreachable("Unreachable");
6153   return SDValue();
6154 }
6155
6156
6157 /// LowerShift - Lower SRA_PARTS and friends, which return two i32 values and
6158 /// take a 2 x i32 value to shift plus a shift amount.
6159 SDValue X86TargetLowering::LowerShift(SDValue Op, SelectionDAG &DAG) const {
6160   assert(Op.getNumOperands() == 3 && "Not a double-shift!");
6161   EVT VT = Op.getValueType();
6162   unsigned VTBits = VT.getSizeInBits();
6163   DebugLoc dl = Op.getDebugLoc();
6164   bool isSRA = Op.getOpcode() == ISD::SRA_PARTS;
6165   SDValue ShOpLo = Op.getOperand(0);
6166   SDValue ShOpHi = Op.getOperand(1);
6167   SDValue ShAmt  = Op.getOperand(2);
6168   SDValue Tmp1 = isSRA ? DAG.getNode(ISD::SRA, dl, VT, ShOpHi,
6169                                      DAG.getConstant(VTBits - 1, MVT::i8))
6170                        : DAG.getConstant(0, VT);
6171
6172   SDValue Tmp2, Tmp3;
6173   if (Op.getOpcode() == ISD::SHL_PARTS) {
6174     Tmp2 = DAG.getNode(X86ISD::SHLD, dl, VT, ShOpHi, ShOpLo, ShAmt);
6175     Tmp3 = DAG.getNode(ISD::SHL, dl, VT, ShOpLo, ShAmt);
6176   } else {
6177     Tmp2 = DAG.getNode(X86ISD::SHRD, dl, VT, ShOpLo, ShOpHi, ShAmt);
6178     Tmp3 = DAG.getNode(isSRA ? ISD::SRA : ISD::SRL, dl, VT, ShOpHi, ShAmt);
6179   }
6180
6181   SDValue AndNode = DAG.getNode(ISD::AND, dl, MVT::i8, ShAmt,
6182                                 DAG.getConstant(VTBits, MVT::i8));
6183   SDValue Cond = DAG.getNode(X86ISD::CMP, dl, MVT::i32,
6184                              AndNode, DAG.getConstant(0, MVT::i8));
6185
6186   SDValue Hi, Lo;
6187   SDValue CC = DAG.getConstant(X86::COND_NE, MVT::i8);
6188   SDValue Ops0[4] = { Tmp2, Tmp3, CC, Cond };
6189   SDValue Ops1[4] = { Tmp3, Tmp1, CC, Cond };
6190
6191   if (Op.getOpcode() == ISD::SHL_PARTS) {
6192     Hi = DAG.getNode(X86ISD::CMOV, dl, VT, Ops0, 4);
6193     Lo = DAG.getNode(X86ISD::CMOV, dl, VT, Ops1, 4);
6194   } else {
6195     Lo = DAG.getNode(X86ISD::CMOV, dl, VT, Ops0, 4);
6196     Hi = DAG.getNode(X86ISD::CMOV, dl, VT, Ops1, 4);
6197   }
6198
6199   SDValue Ops[2] = { Lo, Hi };
6200   return DAG.getMergeValues(Ops, 2, dl);
6201 }
6202
6203 SDValue X86TargetLowering::LowerSINT_TO_FP(SDValue Op,
6204                                            SelectionDAG &DAG) const {
6205   EVT SrcVT = Op.getOperand(0).getValueType();
6206
6207   if (SrcVT.isVector()) {
6208     if (SrcVT == MVT::v2i32 && Op.getValueType() == MVT::v2f64) {
6209       return Op;
6210     }
6211     return SDValue();
6212   }
6213
6214   assert(SrcVT.getSimpleVT() <= MVT::i64 && SrcVT.getSimpleVT() >= MVT::i16 &&
6215          "Unknown SINT_TO_FP to lower!");
6216
6217   // These are really Legal; return the operand so the caller accepts it as
6218   // Legal.
6219   if (SrcVT == MVT::i32 && isScalarFPTypeInSSEReg(Op.getValueType()))
6220     return Op;
6221   if (SrcVT == MVT::i64 && isScalarFPTypeInSSEReg(Op.getValueType()) &&
6222       Subtarget->is64Bit()) {
6223     return Op;
6224   }
6225
6226   DebugLoc dl = Op.getDebugLoc();
6227   unsigned Size = SrcVT.getSizeInBits()/8;
6228   MachineFunction &MF = DAG.getMachineFunction();
6229   int SSFI = MF.getFrameInfo()->CreateStackObject(Size, Size, false);
6230   SDValue StackSlot = DAG.getFrameIndex(SSFI, getPointerTy());
6231   SDValue Chain = DAG.getStore(DAG.getEntryNode(), dl, Op.getOperand(0),
6232                                StackSlot,
6233                                PseudoSourceValue::getFixedStack(SSFI), 0,
6234                                false, false, 0);
6235   return BuildFILD(Op, SrcVT, Chain, StackSlot, DAG);
6236 }
6237
6238 SDValue X86TargetLowering::BuildFILD(SDValue Op, EVT SrcVT, SDValue Chain,
6239                                      SDValue StackSlot, 
6240                                      SelectionDAG &DAG) const {
6241   // Build the FILD
6242   DebugLoc dl = Op.getDebugLoc();
6243   SDVTList Tys;
6244   bool useSSE = isScalarFPTypeInSSEReg(Op.getValueType());
6245   if (useSSE)
6246     Tys = DAG.getVTList(MVT::f64, MVT::Other, MVT::Flag);
6247   else
6248     Tys = DAG.getVTList(Op.getValueType(), MVT::Other);
6249   SDValue Ops[] = { Chain, StackSlot, DAG.getValueType(SrcVT) };
6250   SDValue Result = DAG.getNode(useSSE ? X86ISD::FILD_FLAG : X86ISD::FILD, dl,
6251                                Tys, Ops, array_lengthof(Ops));
6252
6253   if (useSSE) {
6254     Chain = Result.getValue(1);
6255     SDValue InFlag = Result.getValue(2);
6256
6257     // FIXME: Currently the FST is flagged to the FILD_FLAG. This
6258     // shouldn't be necessary except that RFP cannot be live across
6259     // multiple blocks. When stackifier is fixed, they can be uncoupled.
6260     MachineFunction &MF = DAG.getMachineFunction();
6261     int SSFI = MF.getFrameInfo()->CreateStackObject(8, 8, false);
6262     SDValue StackSlot = DAG.getFrameIndex(SSFI, getPointerTy());
6263     Tys = DAG.getVTList(MVT::Other);
6264     SDValue Ops[] = {
6265       Chain, Result, StackSlot, DAG.getValueType(Op.getValueType()), InFlag
6266     };
6267     Chain = DAG.getNode(X86ISD::FST, dl, Tys, Ops, array_lengthof(Ops));
6268     Result = DAG.getLoad(Op.getValueType(), dl, Chain, StackSlot,
6269                          PseudoSourceValue::getFixedStack(SSFI), 0,
6270                          false, false, 0);
6271   }
6272
6273   return Result;
6274 }
6275
6276 // LowerUINT_TO_FP_i64 - 64-bit unsigned integer to double expansion.
6277 SDValue X86TargetLowering::LowerUINT_TO_FP_i64(SDValue Op,
6278                                                SelectionDAG &DAG) const {
6279   // This algorithm is not obvious. Here it is in C code, more or less:
6280   /*
6281     double uint64_to_double( uint32_t hi, uint32_t lo ) {
6282       static const __m128i exp = { 0x4330000045300000ULL, 0 };
6283       static const __m128d bias = { 0x1.0p84, 0x1.0p52 };
6284
6285       // Copy ints to xmm registers.
6286       __m128i xh = _mm_cvtsi32_si128( hi );
6287       __m128i xl = _mm_cvtsi32_si128( lo );
6288
6289       // Combine into low half of a single xmm register.
6290       __m128i x = _mm_unpacklo_epi32( xh, xl );
6291       __m128d d;
6292       double sd;
6293
6294       // Merge in appropriate exponents to give the integer bits the right
6295       // magnitude.
6296       x = _mm_unpacklo_epi32( x, exp );
6297
6298       // Subtract away the biases to deal with the IEEE-754 double precision
6299       // implicit 1.
6300       d = _mm_sub_pd( (__m128d) x, bias );
6301
6302       // All conversions up to here are exact. The correctly rounded result is
6303       // calculated using the current rounding mode using the following
6304       // horizontal add.
6305       d = _mm_add_sd( d, _mm_unpackhi_pd( d, d ) );
6306       _mm_store_sd( &sd, d );   // Because we are returning doubles in XMM, this
6307                                 // store doesn't really need to be here (except
6308                                 // maybe to zero the other double)
6309       return sd;
6310     }
6311   */
6312
6313   DebugLoc dl = Op.getDebugLoc();
6314   LLVMContext *Context = DAG.getContext();
6315
6316   // Build some magic constants.
6317   std::vector<Constant*> CV0;
6318   CV0.push_back(ConstantInt::get(*Context, APInt(32, 0x45300000)));
6319   CV0.push_back(ConstantInt::get(*Context, APInt(32, 0x43300000)));
6320   CV0.push_back(ConstantInt::get(*Context, APInt(32, 0)));
6321   CV0.push_back(ConstantInt::get(*Context, APInt(32, 0)));
6322   Constant *C0 = ConstantVector::get(CV0);
6323   SDValue CPIdx0 = DAG.getConstantPool(C0, getPointerTy(), 16);
6324
6325   std::vector<Constant*> CV1;
6326   CV1.push_back(
6327     ConstantFP::get(*Context, APFloat(APInt(64, 0x4530000000000000ULL))));
6328   CV1.push_back(
6329     ConstantFP::get(*Context, APFloat(APInt(64, 0x4330000000000000ULL))));
6330   Constant *C1 = ConstantVector::get(CV1);
6331   SDValue CPIdx1 = DAG.getConstantPool(C1, getPointerTy(), 16);
6332
6333   SDValue XR1 = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, MVT::v4i32,
6334                             DAG.getNode(ISD::EXTRACT_ELEMENT, dl, MVT::i32,
6335                                         Op.getOperand(0),
6336                                         DAG.getIntPtrConstant(1)));
6337   SDValue XR2 = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, MVT::v4i32,
6338                             DAG.getNode(ISD::EXTRACT_ELEMENT, dl, MVT::i32,
6339                                         Op.getOperand(0),
6340                                         DAG.getIntPtrConstant(0)));
6341   SDValue Unpck1 = getUnpackl(DAG, dl, MVT::v4i32, XR1, XR2);
6342   SDValue CLod0 = DAG.getLoad(MVT::v4i32, dl, DAG.getEntryNode(), CPIdx0,
6343                               PseudoSourceValue::getConstantPool(), 0,
6344                               false, false, 16);
6345   SDValue Unpck2 = getUnpackl(DAG, dl, MVT::v4i32, Unpck1, CLod0);
6346   SDValue XR2F = DAG.getNode(ISD::BIT_CONVERT, dl, MVT::v2f64, Unpck2);
6347   SDValue CLod1 = DAG.getLoad(MVT::v2f64, dl, CLod0.getValue(1), CPIdx1,
6348                               PseudoSourceValue::getConstantPool(), 0,
6349                               false, false, 16);
6350   SDValue Sub = DAG.getNode(ISD::FSUB, dl, MVT::v2f64, XR2F, CLod1);
6351
6352   // Add the halves; easiest way is to swap them into another reg first.
6353   int ShufMask[2] = { 1, -1 };
6354   SDValue Shuf = DAG.getVectorShuffle(MVT::v2f64, dl, Sub,
6355                                       DAG.getUNDEF(MVT::v2f64), ShufMask);
6356   SDValue Add = DAG.getNode(ISD::FADD, dl, MVT::v2f64, Shuf, Sub);
6357   return DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::f64, Add,
6358                      DAG.getIntPtrConstant(0));
6359 }
6360
6361 // LowerUINT_TO_FP_i32 - 32-bit unsigned integer to float expansion.
6362 SDValue X86TargetLowering::LowerUINT_TO_FP_i32(SDValue Op,
6363                                                SelectionDAG &DAG) const {
6364   DebugLoc dl = Op.getDebugLoc();
6365   // FP constant to bias correct the final result.
6366   SDValue Bias = DAG.getConstantFP(BitsToDouble(0x4330000000000000ULL),
6367                                    MVT::f64);
6368
6369   // Load the 32-bit value into an XMM register.
6370   SDValue Load = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, MVT::v4i32,
6371                              DAG.getNode(ISD::EXTRACT_ELEMENT, dl, MVT::i32,
6372                                          Op.getOperand(0),
6373                                          DAG.getIntPtrConstant(0)));
6374
6375   Load = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::f64,
6376                      DAG.getNode(ISD::BIT_CONVERT, dl, MVT::v2f64, Load),
6377                      DAG.getIntPtrConstant(0));
6378
6379   // Or the load with the bias.
6380   SDValue Or = DAG.getNode(ISD::OR, dl, MVT::v2i64,
6381                            DAG.getNode(ISD::BIT_CONVERT, dl, MVT::v2i64,
6382                                        DAG.getNode(ISD::SCALAR_TO_VECTOR, dl,
6383                                                    MVT::v2f64, Load)),
6384                            DAG.getNode(ISD::BIT_CONVERT, dl, MVT::v2i64,
6385                                        DAG.getNode(ISD::SCALAR_TO_VECTOR, dl,
6386                                                    MVT::v2f64, Bias)));
6387   Or = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::f64,
6388                    DAG.getNode(ISD::BIT_CONVERT, dl, MVT::v2f64, Or),
6389                    DAG.getIntPtrConstant(0));
6390
6391   // Subtract the bias.
6392   SDValue Sub = DAG.getNode(ISD::FSUB, dl, MVT::f64, Or, Bias);
6393
6394   // Handle final rounding.
6395   EVT DestVT = Op.getValueType();
6396
6397   if (DestVT.bitsLT(MVT::f64)) {
6398     return DAG.getNode(ISD::FP_ROUND, dl, DestVT, Sub,
6399                        DAG.getIntPtrConstant(0));
6400   } else if (DestVT.bitsGT(MVT::f64)) {
6401     return DAG.getNode(ISD::FP_EXTEND, dl, DestVT, Sub);
6402   }
6403
6404   // Handle final rounding.
6405   return Sub;
6406 }
6407
6408 SDValue X86TargetLowering::LowerUINT_TO_FP(SDValue Op,
6409                                            SelectionDAG &DAG) const {
6410   SDValue N0 = Op.getOperand(0);
6411   DebugLoc dl = Op.getDebugLoc();
6412
6413   // Since UINT_TO_FP is legal (it's marked custom), dag combiner won't
6414   // optimize it to a SINT_TO_FP when the sign bit is known zero. Perform
6415   // the optimization here.
6416   if (DAG.SignBitIsZero(N0))
6417     return DAG.getNode(ISD::SINT_TO_FP, dl, Op.getValueType(), N0);
6418
6419   EVT SrcVT = N0.getValueType();
6420   EVT DstVT = Op.getValueType();
6421   if (SrcVT == MVT::i64 && DstVT == MVT::f64 && X86ScalarSSEf64)
6422     return LowerUINT_TO_FP_i64(Op, DAG);
6423   else if (SrcVT == MVT::i32 && X86ScalarSSEf64)
6424     return LowerUINT_TO_FP_i32(Op, DAG);
6425
6426   // Make a 64-bit buffer, and use it to build an FILD.
6427   SDValue StackSlot = DAG.CreateStackTemporary(MVT::i64);
6428   if (SrcVT == MVT::i32) {
6429     SDValue WordOff = DAG.getConstant(4, getPointerTy());
6430     SDValue OffsetSlot = DAG.getNode(ISD::ADD, dl,
6431                                      getPointerTy(), StackSlot, WordOff);
6432     SDValue Store1 = DAG.getStore(DAG.getEntryNode(), dl, Op.getOperand(0),
6433                                   StackSlot, NULL, 0, false, false, 0);
6434     SDValue Store2 = DAG.getStore(Store1, dl, DAG.getConstant(0, MVT::i32),
6435                                   OffsetSlot, NULL, 0, false, false, 0);
6436     SDValue Fild = BuildFILD(Op, MVT::i64, Store2, StackSlot, DAG);
6437     return Fild;
6438   }
6439
6440   assert(SrcVT == MVT::i64 && "Unexpected type in UINT_TO_FP");
6441   SDValue Store = DAG.getStore(DAG.getEntryNode(), dl, Op.getOperand(0),
6442                                 StackSlot, NULL, 0, false, false, 0);
6443   // For i64 source, we need to add the appropriate power of 2 if the input
6444   // was negative.  This is the same as the optimization in
6445   // DAGTypeLegalizer::ExpandIntOp_UNIT_TO_FP, and for it to be safe here,
6446   // we must be careful to do the computation in x87 extended precision, not
6447   // in SSE. (The generic code can't know it's OK to do this, or how to.)
6448   SDVTList Tys = DAG.getVTList(MVT::f80, MVT::Other);
6449   SDValue Ops[] = { Store, StackSlot, DAG.getValueType(MVT::i64) };
6450   SDValue Fild = DAG.getNode(X86ISD::FILD, dl, Tys, Ops, 3);
6451
6452   APInt FF(32, 0x5F800000ULL);
6453
6454   // Check whether the sign bit is set.
6455   SDValue SignSet = DAG.getSetCC(dl, getSetCCResultType(MVT::i64),
6456                                  Op.getOperand(0), DAG.getConstant(0, MVT::i64),
6457                                  ISD::SETLT);
6458
6459   // Build a 64 bit pair (0, FF) in the constant pool, with FF in the lo bits.
6460   SDValue FudgePtr = DAG.getConstantPool(
6461                              ConstantInt::get(*DAG.getContext(), FF.zext(64)),
6462                                          getPointerTy());
6463
6464   // Get a pointer to FF if the sign bit was set, or to 0 otherwise.
6465   SDValue Zero = DAG.getIntPtrConstant(0);
6466   SDValue Four = DAG.getIntPtrConstant(4);
6467   SDValue Offset = DAG.getNode(ISD::SELECT, dl, Zero.getValueType(), SignSet,
6468                                Zero, Four);
6469   FudgePtr = DAG.getNode(ISD::ADD, dl, getPointerTy(), FudgePtr, Offset);
6470
6471   // Load the value out, extending it from f32 to f80.
6472   // FIXME: Avoid the extend by constructing the right constant pool?
6473   SDValue Fudge = DAG.getExtLoad(ISD::EXTLOAD, MVT::f80, dl, DAG.getEntryNode(),
6474                                  FudgePtr, PseudoSourceValue::getConstantPool(),
6475                                  0, MVT::f32, false, false, 4);
6476   // Extend everything to 80 bits to force it to be done on x87.
6477   SDValue Add = DAG.getNode(ISD::FADD, dl, MVT::f80, Fild, Fudge);
6478   return DAG.getNode(ISD::FP_ROUND, dl, DstVT, Add, DAG.getIntPtrConstant(0));
6479 }
6480
6481 std::pair<SDValue,SDValue> X86TargetLowering::
6482 FP_TO_INTHelper(SDValue Op, SelectionDAG &DAG, bool IsSigned) const {
6483   DebugLoc dl = Op.getDebugLoc();
6484
6485   EVT DstTy = Op.getValueType();
6486
6487   if (!IsSigned) {
6488     assert(DstTy == MVT::i32 && "Unexpected FP_TO_UINT");
6489     DstTy = MVT::i64;
6490   }
6491
6492   assert(DstTy.getSimpleVT() <= MVT::i64 &&
6493          DstTy.getSimpleVT() >= MVT::i16 &&
6494          "Unknown FP_TO_SINT to lower!");
6495
6496   // These are really Legal.
6497   if (DstTy == MVT::i32 &&
6498       isScalarFPTypeInSSEReg(Op.getOperand(0).getValueType()))
6499     return std::make_pair(SDValue(), SDValue());
6500   if (Subtarget->is64Bit() &&
6501       DstTy == MVT::i64 &&
6502       isScalarFPTypeInSSEReg(Op.getOperand(0).getValueType()))
6503     return std::make_pair(SDValue(), SDValue());
6504
6505   // We lower FP->sint64 into FISTP64, followed by a load, all to a temporary
6506   // stack slot.
6507   MachineFunction &MF = DAG.getMachineFunction();
6508   unsigned MemSize = DstTy.getSizeInBits()/8;
6509   int SSFI = MF.getFrameInfo()->CreateStackObject(MemSize, MemSize, false);
6510   SDValue StackSlot = DAG.getFrameIndex(SSFI, getPointerTy());
6511
6512   unsigned Opc;
6513   switch (DstTy.getSimpleVT().SimpleTy) {
6514   default: llvm_unreachable("Invalid FP_TO_SINT to lower!");
6515   case MVT::i16: Opc = X86ISD::FP_TO_INT16_IN_MEM; break;
6516   case MVT::i32: Opc = X86ISD::FP_TO_INT32_IN_MEM; break;
6517   case MVT::i64: Opc = X86ISD::FP_TO_INT64_IN_MEM; break;
6518   }
6519
6520   SDValue Chain = DAG.getEntryNode();
6521   SDValue Value = Op.getOperand(0);
6522   if (isScalarFPTypeInSSEReg(Op.getOperand(0).getValueType())) {
6523     assert(DstTy == MVT::i64 && "Invalid FP_TO_SINT to lower!");
6524     Chain = DAG.getStore(Chain, dl, Value, StackSlot,
6525                          PseudoSourceValue::getFixedStack(SSFI), 0,
6526                          false, false, 0);
6527     SDVTList Tys = DAG.getVTList(Op.getOperand(0).getValueType(), MVT::Other);
6528     SDValue Ops[] = {
6529       Chain, StackSlot, DAG.getValueType(Op.getOperand(0).getValueType())
6530     };
6531     Value = DAG.getNode(X86ISD::FLD, dl, Tys, Ops, 3);
6532     Chain = Value.getValue(1);
6533     SSFI = MF.getFrameInfo()->CreateStackObject(MemSize, MemSize, false);
6534     StackSlot = DAG.getFrameIndex(SSFI, getPointerTy());
6535   }
6536
6537   // Build the FP_TO_INT*_IN_MEM
6538   SDValue Ops[] = { Chain, Value, StackSlot };
6539   SDValue FIST = DAG.getNode(Opc, dl, MVT::Other, Ops, 3);
6540
6541   return std::make_pair(FIST, StackSlot);
6542 }
6543
6544 SDValue X86TargetLowering::LowerFP_TO_SINT(SDValue Op,
6545                                            SelectionDAG &DAG) const {
6546   if (Op.getValueType().isVector()) {
6547     if (Op.getValueType() == MVT::v2i32 &&
6548         Op.getOperand(0).getValueType() == MVT::v2f64) {
6549       return Op;
6550     }
6551     return SDValue();
6552   }
6553
6554   std::pair<SDValue,SDValue> Vals = FP_TO_INTHelper(Op, DAG, true);
6555   SDValue FIST = Vals.first, StackSlot = Vals.second;
6556   // If FP_TO_INTHelper failed, the node is actually supposed to be Legal.
6557   if (FIST.getNode() == 0) return Op;
6558
6559   // Load the result.
6560   return DAG.getLoad(Op.getValueType(), Op.getDebugLoc(),
6561                      FIST, StackSlot, NULL, 0, false, false, 0);
6562 }
6563
6564 SDValue X86TargetLowering::LowerFP_TO_UINT(SDValue Op,
6565                                            SelectionDAG &DAG) const {
6566   std::pair<SDValue,SDValue> Vals = FP_TO_INTHelper(Op, DAG, false);
6567   SDValue FIST = Vals.first, StackSlot = Vals.second;
6568   assert(FIST.getNode() && "Unexpected failure");
6569
6570   // Load the result.
6571   return DAG.getLoad(Op.getValueType(), Op.getDebugLoc(),
6572                      FIST, StackSlot, NULL, 0, false, false, 0);
6573 }
6574
6575 SDValue X86TargetLowering::LowerFABS(SDValue Op,
6576                                      SelectionDAG &DAG) const {
6577   LLVMContext *Context = DAG.getContext();
6578   DebugLoc dl = Op.getDebugLoc();
6579   EVT VT = Op.getValueType();
6580   EVT EltVT = VT;
6581   if (VT.isVector())
6582     EltVT = VT.getVectorElementType();
6583   std::vector<Constant*> CV;
6584   if (EltVT == MVT::f64) {
6585     Constant *C = ConstantFP::get(*Context, APFloat(APInt(64, ~(1ULL << 63))));
6586     CV.push_back(C);
6587     CV.push_back(C);
6588   } else {
6589     Constant *C = ConstantFP::get(*Context, APFloat(APInt(32, ~(1U << 31))));
6590     CV.push_back(C);
6591     CV.push_back(C);
6592     CV.push_back(C);
6593     CV.push_back(C);
6594   }
6595   Constant *C = ConstantVector::get(CV);
6596   SDValue CPIdx = DAG.getConstantPool(C, getPointerTy(), 16);
6597   SDValue Mask = DAG.getLoad(VT, dl, DAG.getEntryNode(), CPIdx,
6598                              PseudoSourceValue::getConstantPool(), 0,
6599                              false, false, 16);
6600   return DAG.getNode(X86ISD::FAND, dl, VT, Op.getOperand(0), Mask);
6601 }
6602
6603 SDValue X86TargetLowering::LowerFNEG(SDValue Op, SelectionDAG &DAG) const {
6604   LLVMContext *Context = DAG.getContext();
6605   DebugLoc dl = Op.getDebugLoc();
6606   EVT VT = Op.getValueType();
6607   EVT EltVT = VT;
6608   if (VT.isVector())
6609     EltVT = VT.getVectorElementType();
6610   std::vector<Constant*> CV;
6611   if (EltVT == MVT::f64) {
6612     Constant *C = ConstantFP::get(*Context, APFloat(APInt(64, 1ULL << 63)));
6613     CV.push_back(C);
6614     CV.push_back(C);
6615   } else {
6616     Constant *C = ConstantFP::get(*Context, APFloat(APInt(32, 1U << 31)));
6617     CV.push_back(C);
6618     CV.push_back(C);
6619     CV.push_back(C);
6620     CV.push_back(C);
6621   }
6622   Constant *C = ConstantVector::get(CV);
6623   SDValue CPIdx = DAG.getConstantPool(C, getPointerTy(), 16);
6624   SDValue Mask = DAG.getLoad(VT, dl, DAG.getEntryNode(), CPIdx,
6625                              PseudoSourceValue::getConstantPool(), 0,
6626                              false, false, 16);
6627   if (VT.isVector()) {
6628     return DAG.getNode(ISD::BIT_CONVERT, dl, VT,
6629                        DAG.getNode(ISD::XOR, dl, MVT::v2i64,
6630                     DAG.getNode(ISD::BIT_CONVERT, dl, MVT::v2i64,
6631                                 Op.getOperand(0)),
6632                     DAG.getNode(ISD::BIT_CONVERT, dl, MVT::v2i64, Mask)));
6633   } else {
6634     return DAG.getNode(X86ISD::FXOR, dl, VT, Op.getOperand(0), Mask);
6635   }
6636 }
6637
6638 SDValue X86TargetLowering::LowerFCOPYSIGN(SDValue Op, SelectionDAG &DAG) const {
6639   LLVMContext *Context = DAG.getContext();
6640   SDValue Op0 = Op.getOperand(0);
6641   SDValue Op1 = Op.getOperand(1);
6642   DebugLoc dl = Op.getDebugLoc();
6643   EVT VT = Op.getValueType();
6644   EVT SrcVT = Op1.getValueType();
6645
6646   // If second operand is smaller, extend it first.
6647   if (SrcVT.bitsLT(VT)) {
6648     Op1 = DAG.getNode(ISD::FP_EXTEND, dl, VT, Op1);
6649     SrcVT = VT;
6650   }
6651   // And if it is bigger, shrink it first.
6652   if (SrcVT.bitsGT(VT)) {
6653     Op1 = DAG.getNode(ISD::FP_ROUND, dl, VT, Op1, DAG.getIntPtrConstant(1));
6654     SrcVT = VT;
6655   }
6656
6657   // At this point the operands and the result should have the same
6658   // type, and that won't be f80 since that is not custom lowered.
6659
6660   // First get the sign bit of second operand.
6661   std::vector<Constant*> CV;
6662   if (SrcVT == MVT::f64) {
6663     CV.push_back(ConstantFP::get(*Context, APFloat(APInt(64, 1ULL << 63))));
6664     CV.push_back(ConstantFP::get(*Context, APFloat(APInt(64, 0))));
6665   } else {
6666     CV.push_back(ConstantFP::get(*Context, APFloat(APInt(32, 1U << 31))));
6667     CV.push_back(ConstantFP::get(*Context, APFloat(APInt(32, 0))));
6668     CV.push_back(ConstantFP::get(*Context, APFloat(APInt(32, 0))));
6669     CV.push_back(ConstantFP::get(*Context, APFloat(APInt(32, 0))));
6670   }
6671   Constant *C = ConstantVector::get(CV);
6672   SDValue CPIdx = DAG.getConstantPool(C, getPointerTy(), 16);
6673   SDValue Mask1 = DAG.getLoad(SrcVT, dl, DAG.getEntryNode(), CPIdx,
6674                               PseudoSourceValue::getConstantPool(), 0,
6675                               false, false, 16);
6676   SDValue SignBit = DAG.getNode(X86ISD::FAND, dl, SrcVT, Op1, Mask1);
6677
6678   // Shift sign bit right or left if the two operands have different types.
6679   if (SrcVT.bitsGT(VT)) {
6680     // Op0 is MVT::f32, Op1 is MVT::f64.
6681     SignBit = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, MVT::v2f64, SignBit);
6682     SignBit = DAG.getNode(X86ISD::FSRL, dl, MVT::v2f64, SignBit,
6683                           DAG.getConstant(32, MVT::i32));
6684     SignBit = DAG.getNode(ISD::BIT_CONVERT, dl, MVT::v4f32, SignBit);
6685     SignBit = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::f32, SignBit,
6686                           DAG.getIntPtrConstant(0));
6687   }
6688
6689   // Clear first operand sign bit.
6690   CV.clear();
6691   if (VT == MVT::f64) {
6692     CV.push_back(ConstantFP::get(*Context, APFloat(APInt(64, ~(1ULL << 63)))));
6693     CV.push_back(ConstantFP::get(*Context, APFloat(APInt(64, 0))));
6694   } else {
6695     CV.push_back(ConstantFP::get(*Context, APFloat(APInt(32, ~(1U << 31)))));
6696     CV.push_back(ConstantFP::get(*Context, APFloat(APInt(32, 0))));
6697     CV.push_back(ConstantFP::get(*Context, APFloat(APInt(32, 0))));
6698     CV.push_back(ConstantFP::get(*Context, APFloat(APInt(32, 0))));
6699   }
6700   C = ConstantVector::get(CV);
6701   CPIdx = DAG.getConstantPool(C, getPointerTy(), 16);
6702   SDValue Mask2 = DAG.getLoad(VT, dl, DAG.getEntryNode(), CPIdx,
6703                               PseudoSourceValue::getConstantPool(), 0,
6704                               false, false, 16);
6705   SDValue Val = DAG.getNode(X86ISD::FAND, dl, VT, Op0, Mask2);
6706
6707   // Or the value with the sign bit.
6708   return DAG.getNode(X86ISD::FOR, dl, VT, Val, SignBit);
6709 }
6710
6711 /// Emit nodes that will be selected as "test Op0,Op0", or something
6712 /// equivalent.
6713 SDValue X86TargetLowering::EmitTest(SDValue Op, unsigned X86CC,
6714                                     SelectionDAG &DAG) const {
6715   DebugLoc dl = Op.getDebugLoc();
6716
6717   // CF and OF aren't always set the way we want. Determine which
6718   // of these we need.
6719   bool NeedCF = false;
6720   bool NeedOF = false;
6721   switch (X86CC) {
6722   default: break;
6723   case X86::COND_A: case X86::COND_AE:
6724   case X86::COND_B: case X86::COND_BE:
6725     NeedCF = true;
6726     break;
6727   case X86::COND_G: case X86::COND_GE:
6728   case X86::COND_L: case X86::COND_LE:
6729   case X86::COND_O: case X86::COND_NO:
6730     NeedOF = true;
6731     break;
6732   }
6733
6734   // See if we can use the EFLAGS value from the operand instead of
6735   // doing a separate TEST. TEST always sets OF and CF to 0, so unless
6736   // we prove that the arithmetic won't overflow, we can't use OF or CF.
6737   if (Op.getResNo() != 0 || NeedOF || NeedCF)
6738     // Emit a CMP with 0, which is the TEST pattern.
6739     return DAG.getNode(X86ISD::CMP, dl, MVT::i32, Op,
6740                        DAG.getConstant(0, Op.getValueType()));
6741
6742   unsigned Opcode = 0;
6743   unsigned NumOperands = 0;
6744   switch (Op.getNode()->getOpcode()) {
6745   case ISD::ADD:
6746     // Due to an isel shortcoming, be conservative if this add is likely to be
6747     // selected as part of a load-modify-store instruction. When the root node
6748     // in a match is a store, isel doesn't know how to remap non-chain non-flag
6749     // uses of other nodes in the match, such as the ADD in this case. This
6750     // leads to the ADD being left around and reselected, with the result being
6751     // two adds in the output.  Alas, even if none our users are stores, that
6752     // doesn't prove we're O.K.  Ergo, if we have any parents that aren't
6753     // CopyToReg or SETCC, eschew INC/DEC.  A better fix seems to require
6754     // climbing the DAG back to the root, and it doesn't seem to be worth the
6755     // effort.
6756     for (SDNode::use_iterator UI = Op.getNode()->use_begin(),
6757            UE = Op.getNode()->use_end(); UI != UE; ++UI)
6758       if (UI->getOpcode() != ISD::CopyToReg && UI->getOpcode() != ISD::SETCC)
6759         goto default_case;
6760
6761     if (ConstantSDNode *C =
6762         dyn_cast<ConstantSDNode>(Op.getNode()->getOperand(1))) {
6763       // An add of one will be selected as an INC.
6764       if (C->getAPIntValue() == 1) {
6765         Opcode = X86ISD::INC;
6766         NumOperands = 1;
6767         break;
6768       }
6769
6770       // An add of negative one (subtract of one) will be selected as a DEC.
6771       if (C->getAPIntValue().isAllOnesValue()) {
6772         Opcode = X86ISD::DEC;
6773         NumOperands = 1;
6774         break;
6775       }
6776     }
6777
6778     // Otherwise use a regular EFLAGS-setting add.
6779     Opcode = X86ISD::ADD;
6780     NumOperands = 2;
6781     break;
6782   case ISD::AND: {
6783     // If the primary and result isn't used, don't bother using X86ISD::AND,
6784     // because a TEST instruction will be better.
6785     bool NonFlagUse = false;
6786     for (SDNode::use_iterator UI = Op.getNode()->use_begin(),
6787            UE = Op.getNode()->use_end(); UI != UE; ++UI) {
6788       SDNode *User = *UI;
6789       unsigned UOpNo = UI.getOperandNo();
6790       if (User->getOpcode() == ISD::TRUNCATE && User->hasOneUse()) {
6791         // Look pass truncate.
6792         UOpNo = User->use_begin().getOperandNo();
6793         User = *User->use_begin();
6794       }
6795
6796       if (User->getOpcode() != ISD::BRCOND &&
6797           User->getOpcode() != ISD::SETCC &&
6798           (User->getOpcode() != ISD::SELECT || UOpNo != 0)) {
6799         NonFlagUse = true;
6800         break;
6801       }
6802     }
6803
6804     if (!NonFlagUse)
6805       break;
6806   }
6807     // FALL THROUGH
6808   case ISD::SUB:
6809   case ISD::OR:
6810   case ISD::XOR:
6811     // Due to the ISEL shortcoming noted above, be conservative if this op is
6812     // likely to be selected as part of a load-modify-store instruction.
6813     for (SDNode::use_iterator UI = Op.getNode()->use_begin(),
6814            UE = Op.getNode()->use_end(); UI != UE; ++UI)
6815       if (UI->getOpcode() == ISD::STORE)
6816         goto default_case;
6817
6818     // Otherwise use a regular EFLAGS-setting instruction.
6819     switch (Op.getNode()->getOpcode()) {
6820     default: llvm_unreachable("unexpected operator!");
6821     case ISD::SUB: Opcode = X86ISD::SUB; break;
6822     case ISD::OR:  Opcode = X86ISD::OR;  break;
6823     case ISD::XOR: Opcode = X86ISD::XOR; break;
6824     case ISD::AND: Opcode = X86ISD::AND; break;
6825     }
6826
6827     NumOperands = 2;
6828     break;
6829   case X86ISD::ADD:
6830   case X86ISD::SUB:
6831   case X86ISD::INC:
6832   case X86ISD::DEC:
6833   case X86ISD::OR:
6834   case X86ISD::XOR:
6835   case X86ISD::AND:
6836     return SDValue(Op.getNode(), 1);
6837   default:
6838   default_case:
6839     break;
6840   }
6841
6842   if (Opcode == 0)
6843     // Emit a CMP with 0, which is the TEST pattern.
6844     return DAG.getNode(X86ISD::CMP, dl, MVT::i32, Op,
6845                        DAG.getConstant(0, Op.getValueType()));
6846
6847   SDVTList VTs = DAG.getVTList(Op.getValueType(), MVT::i32);
6848   SmallVector<SDValue, 4> Ops;
6849   for (unsigned i = 0; i != NumOperands; ++i)
6850     Ops.push_back(Op.getOperand(i));
6851
6852   SDValue New = DAG.getNode(Opcode, dl, VTs, &Ops[0], NumOperands);
6853   DAG.ReplaceAllUsesWith(Op, New);
6854   return SDValue(New.getNode(), 1);
6855 }
6856
6857 /// Emit nodes that will be selected as "cmp Op0,Op1", or something
6858 /// equivalent.
6859 SDValue X86TargetLowering::EmitCmp(SDValue Op0, SDValue Op1, unsigned X86CC,
6860                                    SelectionDAG &DAG) const {
6861   if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op1))
6862     if (C->getAPIntValue() == 0)
6863       return EmitTest(Op0, X86CC, DAG);
6864
6865   DebugLoc dl = Op0.getDebugLoc();
6866   return DAG.getNode(X86ISD::CMP, dl, MVT::i32, Op0, Op1);
6867 }
6868
6869 /// LowerToBT - Result of 'and' is compared against zero. Turn it into a BT node
6870 /// if it's possible.
6871 SDValue X86TargetLowering::LowerToBT(SDValue And, ISD::CondCode CC,
6872                                      DebugLoc dl, SelectionDAG &DAG) const {
6873   SDValue Op0 = And.getOperand(0);
6874   SDValue Op1 = And.getOperand(1);
6875   if (Op0.getOpcode() == ISD::TRUNCATE)
6876     Op0 = Op0.getOperand(0);
6877   if (Op1.getOpcode() == ISD::TRUNCATE)
6878     Op1 = Op1.getOperand(0);
6879
6880   SDValue LHS, RHS;
6881   if (Op1.getOpcode() == ISD::SHL)
6882     std::swap(Op0, Op1);
6883   if (Op0.getOpcode() == ISD::SHL) {
6884     if (ConstantSDNode *And00C = dyn_cast<ConstantSDNode>(Op0.getOperand(0)))
6885       if (And00C->getZExtValue() == 1) {
6886         // If we looked past a truncate, check that it's only truncating away
6887         // known zeros.
6888         unsigned BitWidth = Op0.getValueSizeInBits();
6889         unsigned AndBitWidth = And.getValueSizeInBits();
6890         if (BitWidth > AndBitWidth) {
6891           APInt Mask = APInt::getAllOnesValue(BitWidth), Zeros, Ones;
6892           DAG.ComputeMaskedBits(Op0, Mask, Zeros, Ones);
6893           if (Zeros.countLeadingOnes() < BitWidth - AndBitWidth)
6894             return SDValue();
6895         }
6896         LHS = Op1;
6897         RHS = Op0.getOperand(1);
6898       }
6899   } else if (Op1.getOpcode() == ISD::Constant) {
6900     ConstantSDNode *AndRHS = cast<ConstantSDNode>(Op1);
6901     SDValue AndLHS = Op0;
6902     if (AndRHS->getZExtValue() == 1 && AndLHS.getOpcode() == ISD::SRL) {
6903       LHS = AndLHS.getOperand(0);
6904       RHS = AndLHS.getOperand(1);
6905     }
6906   }
6907
6908   if (LHS.getNode()) {
6909     // If LHS is i8, promote it to i32 with any_extend.  There is no i8 BT
6910     // instruction.  Since the shift amount is in-range-or-undefined, we know
6911     // that doing a bittest on the i32 value is ok.  We extend to i32 because
6912     // the encoding for the i16 version is larger than the i32 version.
6913     // Also promote i16 to i32 for performance / code size reason.
6914     if (LHS.getValueType() == MVT::i8 ||
6915         LHS.getValueType() == MVT::i16)
6916       LHS = DAG.getNode(ISD::ANY_EXTEND, dl, MVT::i32, LHS);
6917
6918     // If the operand types disagree, extend the shift amount to match.  Since
6919     // BT ignores high bits (like shifts) we can use anyextend.
6920     if (LHS.getValueType() != RHS.getValueType())
6921       RHS = DAG.getNode(ISD::ANY_EXTEND, dl, LHS.getValueType(), RHS);
6922
6923     SDValue BT = DAG.getNode(X86ISD::BT, dl, MVT::i32, LHS, RHS);
6924     unsigned Cond = CC == ISD::SETEQ ? X86::COND_AE : X86::COND_B;
6925     return DAG.getNode(X86ISD::SETCC, dl, MVT::i8,
6926                        DAG.getConstant(Cond, MVT::i8), BT);
6927   }
6928
6929   return SDValue();
6930 }
6931
6932 SDValue X86TargetLowering::LowerSETCC(SDValue Op, SelectionDAG &DAG) const {
6933   assert(Op.getValueType() == MVT::i8 && "SetCC type must be 8-bit integer");
6934   SDValue Op0 = Op.getOperand(0);
6935   SDValue Op1 = Op.getOperand(1);
6936   DebugLoc dl = Op.getDebugLoc();
6937   ISD::CondCode CC = cast<CondCodeSDNode>(Op.getOperand(2))->get();
6938
6939   // Optimize to BT if possible.
6940   // Lower (X & (1 << N)) == 0 to BT(X, N).
6941   // Lower ((X >>u N) & 1) != 0 to BT(X, N).
6942   // Lower ((X >>s N) & 1) != 0 to BT(X, N).
6943   if (Op0.getOpcode() == ISD::AND &&
6944       Op0.hasOneUse() &&
6945       Op1.getOpcode() == ISD::Constant &&
6946       cast<ConstantSDNode>(Op1)->isNullValue() &&
6947       (CC == ISD::SETEQ || CC == ISD::SETNE)) {
6948     SDValue NewSetCC = LowerToBT(Op0, CC, dl, DAG);
6949     if (NewSetCC.getNode())
6950       return NewSetCC;
6951   }
6952
6953   // Look for "(setcc) == / != 1" to avoid unncessary setcc.
6954   if (Op0.getOpcode() == X86ISD::SETCC &&
6955       Op1.getOpcode() == ISD::Constant &&
6956       (cast<ConstantSDNode>(Op1)->getZExtValue() == 1 ||
6957        cast<ConstantSDNode>(Op1)->isNullValue()) &&
6958       (CC == ISD::SETEQ || CC == ISD::SETNE)) {
6959     X86::CondCode CCode = (X86::CondCode)Op0.getConstantOperandVal(0);
6960     bool Invert = (CC == ISD::SETNE) ^
6961       cast<ConstantSDNode>(Op1)->isNullValue();
6962     if (Invert)
6963       CCode = X86::GetOppositeBranchCondition(CCode);
6964     return DAG.getNode(X86ISD::SETCC, dl, MVT::i8,
6965                        DAG.getConstant(CCode, MVT::i8), Op0.getOperand(1));
6966   }
6967
6968   bool isFP = Op1.getValueType().isFloatingPoint();
6969   unsigned X86CC = TranslateX86CC(CC, isFP, Op0, Op1, DAG);
6970   if (X86CC == X86::COND_INVALID)
6971     return SDValue();
6972
6973   SDValue Cond = EmitCmp(Op0, Op1, X86CC, DAG);
6974
6975   // Use sbb x, x to materialize carry bit into a GPR.
6976   if (X86CC == X86::COND_B)
6977     return DAG.getNode(ISD::AND, dl, MVT::i8,
6978                        DAG.getNode(X86ISD::SETCC_CARRY, dl, MVT::i8,
6979                                    DAG.getConstant(X86CC, MVT::i8), Cond),
6980                        DAG.getConstant(1, MVT::i8));
6981
6982   return DAG.getNode(X86ISD::SETCC, dl, MVT::i8,
6983                      DAG.getConstant(X86CC, MVT::i8), Cond);
6984 }
6985
6986 SDValue X86TargetLowering::LowerVSETCC(SDValue Op, SelectionDAG &DAG) const {
6987   SDValue Cond;
6988   SDValue Op0 = Op.getOperand(0);
6989   SDValue Op1 = Op.getOperand(1);
6990   SDValue CC = Op.getOperand(2);
6991   EVT VT = Op.getValueType();
6992   ISD::CondCode SetCCOpcode = cast<CondCodeSDNode>(CC)->get();
6993   bool isFP = Op.getOperand(1).getValueType().isFloatingPoint();
6994   DebugLoc dl = Op.getDebugLoc();
6995
6996   if (isFP) {
6997     unsigned SSECC = 8;
6998     EVT VT0 = Op0.getValueType();
6999     assert(VT0 == MVT::v4f32 || VT0 == MVT::v2f64);
7000     unsigned Opc = VT0 == MVT::v4f32 ? X86ISD::CMPPS : X86ISD::CMPPD;
7001     bool Swap = false;
7002
7003     switch (SetCCOpcode) {
7004     default: break;
7005     case ISD::SETOEQ:
7006     case ISD::SETEQ:  SSECC = 0; break;
7007     case ISD::SETOGT:
7008     case ISD::SETGT: Swap = true; // Fallthrough
7009     case ISD::SETLT:
7010     case ISD::SETOLT: SSECC = 1; break;
7011     case ISD::SETOGE:
7012     case ISD::SETGE: Swap = true; // Fallthrough
7013     case ISD::SETLE:
7014     case ISD::SETOLE: SSECC = 2; break;
7015     case ISD::SETUO:  SSECC = 3; break;
7016     case ISD::SETUNE:
7017     case ISD::SETNE:  SSECC = 4; break;
7018     case ISD::SETULE: Swap = true;
7019     case ISD::SETUGE: SSECC = 5; break;
7020     case ISD::SETULT: Swap = true;
7021     case ISD::SETUGT: SSECC = 6; break;
7022     case ISD::SETO:   SSECC = 7; break;
7023     }
7024     if (Swap)
7025       std::swap(Op0, Op1);
7026
7027     // In the two special cases we can't handle, emit two comparisons.
7028     if (SSECC == 8) {
7029       if (SetCCOpcode == ISD::SETUEQ) {
7030         SDValue UNORD, EQ;
7031         UNORD = DAG.getNode(Opc, dl, VT, Op0, Op1, DAG.getConstant(3, MVT::i8));
7032         EQ = DAG.getNode(Opc, dl, VT, Op0, Op1, DAG.getConstant(0, MVT::i8));
7033         return DAG.getNode(ISD::OR, dl, VT, UNORD, EQ);
7034       }
7035       else if (SetCCOpcode == ISD::SETONE) {
7036         SDValue ORD, NEQ;
7037         ORD = DAG.getNode(Opc, dl, VT, Op0, Op1, DAG.getConstant(7, MVT::i8));
7038         NEQ = DAG.getNode(Opc, dl, VT, Op0, Op1, DAG.getConstant(4, MVT::i8));
7039         return DAG.getNode(ISD::AND, dl, VT, ORD, NEQ);
7040       }
7041       llvm_unreachable("Illegal FP comparison");
7042     }
7043     // Handle all other FP comparisons here.
7044     return DAG.getNode(Opc, dl, VT, Op0, Op1, DAG.getConstant(SSECC, MVT::i8));
7045   }
7046
7047   // We are handling one of the integer comparisons here.  Since SSE only has
7048   // GT and EQ comparisons for integer, swapping operands and multiple
7049   // operations may be required for some comparisons.
7050   unsigned Opc = 0, EQOpc = 0, GTOpc = 0;
7051   bool Swap = false, Invert = false, FlipSigns = false;
7052
7053   switch (VT.getSimpleVT().SimpleTy) {
7054   default: break;
7055   case MVT::v8i8:
7056   case MVT::v16i8: EQOpc = X86ISD::PCMPEQB; GTOpc = X86ISD::PCMPGTB; break;
7057   case MVT::v4i16:
7058   case MVT::v8i16: EQOpc = X86ISD::PCMPEQW; GTOpc = X86ISD::PCMPGTW; break;
7059   case MVT::v2i32:
7060   case MVT::v4i32: EQOpc = X86ISD::PCMPEQD; GTOpc = X86ISD::PCMPGTD; break;
7061   case MVT::v2i64: EQOpc = X86ISD::PCMPEQQ; GTOpc = X86ISD::PCMPGTQ; break;
7062   }
7063
7064   switch (SetCCOpcode) {
7065   default: break;
7066   case ISD::SETNE:  Invert = true;
7067   case ISD::SETEQ:  Opc = EQOpc; break;
7068   case ISD::SETLT:  Swap = true;
7069   case ISD::SETGT:  Opc = GTOpc; break;
7070   case ISD::SETGE:  Swap = true;
7071   case ISD::SETLE:  Opc = GTOpc; Invert = true; break;
7072   case ISD::SETULT: Swap = true;
7073   case ISD::SETUGT: Opc = GTOpc; FlipSigns = true; break;
7074   case ISD::SETUGE: Swap = true;
7075   case ISD::SETULE: Opc = GTOpc; FlipSigns = true; Invert = true; break;
7076   }
7077   if (Swap)
7078     std::swap(Op0, Op1);
7079
7080   // Since SSE has no unsigned integer comparisons, we need to flip  the sign
7081   // bits of the inputs before performing those operations.
7082   if (FlipSigns) {
7083     EVT EltVT = VT.getVectorElementType();
7084     SDValue SignBit = DAG.getConstant(APInt::getSignBit(EltVT.getSizeInBits()),
7085                                       EltVT);
7086     std::vector<SDValue> SignBits(VT.getVectorNumElements(), SignBit);
7087     SDValue SignVec = DAG.getNode(ISD::BUILD_VECTOR, dl, VT, &SignBits[0],
7088                                     SignBits.size());
7089     Op0 = DAG.getNode(ISD::XOR, dl, VT, Op0, SignVec);
7090     Op1 = DAG.getNode(ISD::XOR, dl, VT, Op1, SignVec);
7091   }
7092
7093   SDValue Result = DAG.getNode(Opc, dl, VT, Op0, Op1);
7094
7095   // If the logical-not of the result is required, perform that now.
7096   if (Invert)
7097     Result = DAG.getNOT(dl, Result, VT);
7098
7099   return Result;
7100 }
7101
7102 // isX86LogicalCmp - Return true if opcode is a X86 logical comparison.
7103 static bool isX86LogicalCmp(SDValue Op) {
7104   unsigned Opc = Op.getNode()->getOpcode();
7105   if (Opc == X86ISD::CMP || Opc == X86ISD::COMI || Opc == X86ISD::UCOMI)
7106     return true;
7107   if (Op.getResNo() == 1 &&
7108       (Opc == X86ISD::ADD ||
7109        Opc == X86ISD::SUB ||
7110        Opc == X86ISD::SMUL ||
7111        Opc == X86ISD::UMUL ||
7112        Opc == X86ISD::INC ||
7113        Opc == X86ISD::DEC ||
7114        Opc == X86ISD::OR ||
7115        Opc == X86ISD::XOR ||
7116        Opc == X86ISD::AND))
7117     return true;
7118
7119   return false;
7120 }
7121
7122 SDValue X86TargetLowering::LowerSELECT(SDValue Op, SelectionDAG &DAG) const {
7123   bool addTest = true;
7124   SDValue Cond  = Op.getOperand(0);
7125   DebugLoc dl = Op.getDebugLoc();
7126   SDValue CC;
7127
7128   if (Cond.getOpcode() == ISD::SETCC) {
7129     SDValue NewCond = LowerSETCC(Cond, DAG);
7130     if (NewCond.getNode())
7131       Cond = NewCond;
7132   }
7133
7134   // (select (x == 0), -1, 0) -> (sign_bit (x - 1))
7135   SDValue Op1 = Op.getOperand(1);
7136   SDValue Op2 = Op.getOperand(2);
7137   if (Cond.getOpcode() == X86ISD::SETCC &&
7138       cast<ConstantSDNode>(Cond.getOperand(0))->getZExtValue() == X86::COND_E) {
7139     SDValue Cmp = Cond.getOperand(1);
7140     if (Cmp.getOpcode() == X86ISD::CMP) {
7141       ConstantSDNode *N1C = dyn_cast<ConstantSDNode>(Op1);
7142       ConstantSDNode *N2C = dyn_cast<ConstantSDNode>(Op2);
7143       ConstantSDNode *RHSC =
7144         dyn_cast<ConstantSDNode>(Cmp.getOperand(1).getNode());
7145       if (N1C && N1C->isAllOnesValue() &&
7146           N2C && N2C->isNullValue() &&
7147           RHSC && RHSC->isNullValue()) {
7148         SDValue CmpOp0 = Cmp.getOperand(0);
7149         Cmp = DAG.getNode(X86ISD::CMP, dl, MVT::i32,
7150                           CmpOp0, DAG.getConstant(1, CmpOp0.getValueType()));
7151         return DAG.getNode(X86ISD::SETCC_CARRY, dl, Op.getValueType(),
7152                            DAG.getConstant(X86::COND_B, MVT::i8), Cmp);
7153       }
7154     }
7155   }
7156
7157   // Look pass (and (setcc_carry (cmp ...)), 1).
7158   if (Cond.getOpcode() == ISD::AND &&
7159       Cond.getOperand(0).getOpcode() == X86ISD::SETCC_CARRY) {
7160     ConstantSDNode *C = dyn_cast<ConstantSDNode>(Cond.getOperand(1));
7161     if (C && C->getAPIntValue() == 1) 
7162       Cond = Cond.getOperand(0);
7163   }
7164
7165   // If condition flag is set by a X86ISD::CMP, then use it as the condition
7166   // setting operand in place of the X86ISD::SETCC.
7167   if (Cond.getOpcode() == X86ISD::SETCC ||
7168       Cond.getOpcode() == X86ISD::SETCC_CARRY) {
7169     CC = Cond.getOperand(0);
7170
7171     SDValue Cmp = Cond.getOperand(1);
7172     unsigned Opc = Cmp.getOpcode();
7173     EVT VT = Op.getValueType();
7174
7175     bool IllegalFPCMov = false;
7176     if (VT.isFloatingPoint() && !VT.isVector() &&
7177         !isScalarFPTypeInSSEReg(VT))  // FPStack?
7178       IllegalFPCMov = !hasFPCMov(cast<ConstantSDNode>(CC)->getSExtValue());
7179
7180     if ((isX86LogicalCmp(Cmp) && !IllegalFPCMov) ||
7181         Opc == X86ISD::BT) { // FIXME
7182       Cond = Cmp;
7183       addTest = false;
7184     }
7185   }
7186
7187   if (addTest) {
7188     // Look pass the truncate.
7189     if (Cond.getOpcode() == ISD::TRUNCATE)
7190       Cond = Cond.getOperand(0);
7191
7192     // We know the result of AND is compared against zero. Try to match
7193     // it to BT.
7194     if (Cond.getOpcode() == ISD::AND && Cond.hasOneUse()) { 
7195       SDValue NewSetCC = LowerToBT(Cond, ISD::SETNE, dl, DAG);
7196       if (NewSetCC.getNode()) {
7197         CC = NewSetCC.getOperand(0);
7198         Cond = NewSetCC.getOperand(1);
7199         addTest = false;
7200       }
7201     }
7202   }
7203
7204   if (addTest) {
7205     CC = DAG.getConstant(X86::COND_NE, MVT::i8);
7206     Cond = EmitTest(Cond, X86::COND_NE, DAG);
7207   }
7208
7209   // X86ISD::CMOV means set the result (which is operand 1) to the RHS if
7210   // condition is true.
7211   SDVTList VTs = DAG.getVTList(Op.getValueType(), MVT::Flag);
7212   SDValue Ops[] = { Op2, Op1, CC, Cond };
7213   return DAG.getNode(X86ISD::CMOV, dl, VTs, Ops, array_lengthof(Ops));
7214 }
7215
7216 // isAndOrOfSingleUseSetCCs - Return true if node is an ISD::AND or
7217 // ISD::OR of two X86ISD::SETCC nodes each of which has no other use apart
7218 // from the AND / OR.
7219 static bool isAndOrOfSetCCs(SDValue Op, unsigned &Opc) {
7220   Opc = Op.getOpcode();
7221   if (Opc != ISD::OR && Opc != ISD::AND)
7222     return false;
7223   return (Op.getOperand(0).getOpcode() == X86ISD::SETCC &&
7224           Op.getOperand(0).hasOneUse() &&
7225           Op.getOperand(1).getOpcode() == X86ISD::SETCC &&
7226           Op.getOperand(1).hasOneUse());
7227 }
7228
7229 // isXor1OfSetCC - Return true if node is an ISD::XOR of a X86ISD::SETCC and
7230 // 1 and that the SETCC node has a single use.
7231 static bool isXor1OfSetCC(SDValue Op) {
7232   if (Op.getOpcode() != ISD::XOR)
7233     return false;
7234   ConstantSDNode *N1C = dyn_cast<ConstantSDNode>(Op.getOperand(1));
7235   if (N1C && N1C->getAPIntValue() == 1) {
7236     return Op.getOperand(0).getOpcode() == X86ISD::SETCC &&
7237       Op.getOperand(0).hasOneUse();
7238   }
7239   return false;
7240 }
7241
7242 SDValue X86TargetLowering::LowerBRCOND(SDValue Op, SelectionDAG &DAG) const {
7243   bool addTest = true;
7244   SDValue Chain = Op.getOperand(0);
7245   SDValue Cond  = Op.getOperand(1);
7246   SDValue Dest  = Op.getOperand(2);
7247   DebugLoc dl = Op.getDebugLoc();
7248   SDValue CC;
7249
7250   if (Cond.getOpcode() == ISD::SETCC) {
7251     SDValue NewCond = LowerSETCC(Cond, DAG);
7252     if (NewCond.getNode())
7253       Cond = NewCond;
7254   }
7255 #if 0
7256   // FIXME: LowerXALUO doesn't handle these!!
7257   else if (Cond.getOpcode() == X86ISD::ADD  ||
7258            Cond.getOpcode() == X86ISD::SUB  ||
7259            Cond.getOpcode() == X86ISD::SMUL ||
7260            Cond.getOpcode() == X86ISD::UMUL)
7261     Cond = LowerXALUO(Cond, DAG);
7262 #endif
7263
7264   // Look pass (and (setcc_carry (cmp ...)), 1).
7265   if (Cond.getOpcode() == ISD::AND &&
7266       Cond.getOperand(0).getOpcode() == X86ISD::SETCC_CARRY) {
7267     ConstantSDNode *C = dyn_cast<ConstantSDNode>(Cond.getOperand(1));
7268     if (C && C->getAPIntValue() == 1) 
7269       Cond = Cond.getOperand(0);
7270   }
7271
7272   // If condition flag is set by a X86ISD::CMP, then use it as the condition
7273   // setting operand in place of the X86ISD::SETCC.
7274   if (Cond.getOpcode() == X86ISD::SETCC ||
7275       Cond.getOpcode() == X86ISD::SETCC_CARRY) {
7276     CC = Cond.getOperand(0);
7277
7278     SDValue Cmp = Cond.getOperand(1);
7279     unsigned Opc = Cmp.getOpcode();
7280     // FIXME: WHY THE SPECIAL CASING OF LogicalCmp??
7281     if (isX86LogicalCmp(Cmp) || Opc == X86ISD::BT) {
7282       Cond = Cmp;
7283       addTest = false;
7284     } else {
7285       switch (cast<ConstantSDNode>(CC)->getZExtValue()) {
7286       default: break;
7287       case X86::COND_O:
7288       case X86::COND_B:
7289         // These can only come from an arithmetic instruction with overflow,
7290         // e.g. SADDO, UADDO.
7291         Cond = Cond.getNode()->getOperand(1);
7292         addTest = false;
7293         break;
7294       }
7295     }
7296   } else {
7297     unsigned CondOpc;
7298     if (Cond.hasOneUse() && isAndOrOfSetCCs(Cond, CondOpc)) {
7299       SDValue Cmp = Cond.getOperand(0).getOperand(1);
7300       if (CondOpc == ISD::OR) {
7301         // Also, recognize the pattern generated by an FCMP_UNE. We can emit
7302         // two branches instead of an explicit OR instruction with a
7303         // separate test.
7304         if (Cmp == Cond.getOperand(1).getOperand(1) &&
7305             isX86LogicalCmp(Cmp)) {
7306           CC = Cond.getOperand(0).getOperand(0);
7307           Chain = DAG.getNode(X86ISD::BRCOND, dl, Op.getValueType(),
7308                               Chain, Dest, CC, Cmp);
7309           CC = Cond.getOperand(1).getOperand(0);
7310           Cond = Cmp;
7311           addTest = false;
7312         }
7313       } else { // ISD::AND
7314         // Also, recognize the pattern generated by an FCMP_OEQ. We can emit
7315         // two branches instead of an explicit AND instruction with a
7316         // separate test. However, we only do this if this block doesn't
7317         // have a fall-through edge, because this requires an explicit
7318         // jmp when the condition is false.
7319         if (Cmp == Cond.getOperand(1).getOperand(1) &&
7320             isX86LogicalCmp(Cmp) &&
7321             Op.getNode()->hasOneUse()) {
7322           X86::CondCode CCode =
7323             (X86::CondCode)Cond.getOperand(0).getConstantOperandVal(0);
7324           CCode = X86::GetOppositeBranchCondition(CCode);
7325           CC = DAG.getConstant(CCode, MVT::i8);
7326           SDNode *User = *Op.getNode()->use_begin();
7327           // Look for an unconditional branch following this conditional branch.
7328           // We need this because we need to reverse the successors in order
7329           // to implement FCMP_OEQ.
7330           if (User->getOpcode() == ISD::BR) {
7331             SDValue FalseBB = User->getOperand(1);
7332             SDNode *NewBR =
7333               DAG.UpdateNodeOperands(User, User->getOperand(0), Dest);
7334             assert(NewBR == User);
7335             (void)NewBR;
7336             Dest = FalseBB;
7337
7338             Chain = DAG.getNode(X86ISD::BRCOND, dl, Op.getValueType(),
7339                                 Chain, Dest, CC, Cmp);
7340             X86::CondCode CCode =
7341               (X86::CondCode)Cond.getOperand(1).getConstantOperandVal(0);
7342             CCode = X86::GetOppositeBranchCondition(CCode);
7343             CC = DAG.getConstant(CCode, MVT::i8);
7344             Cond = Cmp;
7345             addTest = false;
7346           }
7347         }
7348       }
7349     } else if (Cond.hasOneUse() && isXor1OfSetCC(Cond)) {
7350       // Recognize for xorb (setcc), 1 patterns. The xor inverts the condition.
7351       // It should be transformed during dag combiner except when the condition
7352       // is set by a arithmetics with overflow node.
7353       X86::CondCode CCode =
7354         (X86::CondCode)Cond.getOperand(0).getConstantOperandVal(0);
7355       CCode = X86::GetOppositeBranchCondition(CCode);
7356       CC = DAG.getConstant(CCode, MVT::i8);
7357       Cond = Cond.getOperand(0).getOperand(1);
7358       addTest = false;
7359     }
7360   }
7361
7362   if (addTest) {
7363     // Look pass the truncate.
7364     if (Cond.getOpcode() == ISD::TRUNCATE)
7365       Cond = Cond.getOperand(0);
7366
7367     // We know the result of AND is compared against zero. Try to match
7368     // it to BT.
7369     if (Cond.getOpcode() == ISD::AND && Cond.hasOneUse()) { 
7370       SDValue NewSetCC = LowerToBT(Cond, ISD::SETNE, dl, DAG);
7371       if (NewSetCC.getNode()) {
7372         CC = NewSetCC.getOperand(0);
7373         Cond = NewSetCC.getOperand(1);
7374         addTest = false;
7375       }
7376     }
7377   }
7378
7379   if (addTest) {
7380     CC = DAG.getConstant(X86::COND_NE, MVT::i8);
7381     Cond = EmitTest(Cond, X86::COND_NE, DAG);
7382   }
7383   return DAG.getNode(X86ISD::BRCOND, dl, Op.getValueType(),
7384                      Chain, Dest, CC, Cond);
7385 }
7386
7387
7388 // Lower dynamic stack allocation to _alloca call for Cygwin/Mingw targets.
7389 // Calls to _alloca is needed to probe the stack when allocating more than 4k
7390 // bytes in one go. Touching the stack at 4K increments is necessary to ensure
7391 // that the guard pages used by the OS virtual memory manager are allocated in
7392 // correct sequence.
7393 SDValue
7394 X86TargetLowering::LowerDYNAMIC_STACKALLOC(SDValue Op,
7395                                            SelectionDAG &DAG) const {
7396   assert(Subtarget->isTargetCygMing() &&
7397          "This should be used only on Cygwin/Mingw targets");
7398   DebugLoc dl = Op.getDebugLoc();
7399
7400   // Get the inputs.
7401   SDValue Chain = Op.getOperand(0);
7402   SDValue Size  = Op.getOperand(1);
7403   // FIXME: Ensure alignment here
7404
7405   SDValue Flag;
7406
7407   EVT SPTy = Subtarget->is64Bit() ? MVT::i64 : MVT::i32;
7408
7409   Chain = DAG.getCopyToReg(Chain, dl, X86::EAX, Size, Flag);
7410   Flag = Chain.getValue(1);
7411
7412   SDVTList NodeTys = DAG.getVTList(MVT::Other, MVT::Flag);
7413
7414   Chain = DAG.getNode(X86ISD::MINGW_ALLOCA, dl, NodeTys, Chain, Flag);
7415   Flag = Chain.getValue(1);
7416
7417   Chain = DAG.getCopyFromReg(Chain, dl, X86StackPtr, SPTy).getValue(1);
7418
7419   SDValue Ops1[2] = { Chain.getValue(0), Chain };
7420   return DAG.getMergeValues(Ops1, 2, dl);
7421 }
7422
7423 SDValue X86TargetLowering::LowerVASTART(SDValue Op, SelectionDAG &DAG) const {
7424   MachineFunction &MF = DAG.getMachineFunction();
7425   X86MachineFunctionInfo *FuncInfo = MF.getInfo<X86MachineFunctionInfo>();
7426
7427   const Value *SV = cast<SrcValueSDNode>(Op.getOperand(2))->getValue();
7428   DebugLoc dl = Op.getDebugLoc();
7429
7430   if (!Subtarget->is64Bit()) {
7431     // vastart just stores the address of the VarArgsFrameIndex slot into the
7432     // memory location argument.
7433     SDValue FR = DAG.getFrameIndex(FuncInfo->getVarArgsFrameIndex(),
7434                                    getPointerTy());
7435     return DAG.getStore(Op.getOperand(0), dl, FR, Op.getOperand(1), SV, 0,
7436                         false, false, 0);
7437   }
7438
7439   // __va_list_tag:
7440   //   gp_offset         (0 - 6 * 8)
7441   //   fp_offset         (48 - 48 + 8 * 16)
7442   //   overflow_arg_area (point to parameters coming in memory).
7443   //   reg_save_area
7444   SmallVector<SDValue, 8> MemOps;
7445   SDValue FIN = Op.getOperand(1);
7446   // Store gp_offset
7447   SDValue Store = DAG.getStore(Op.getOperand(0), dl,
7448                                DAG.getConstant(FuncInfo->getVarArgsGPOffset(),
7449                                                MVT::i32),
7450                                FIN, SV, 0, false, false, 0);
7451   MemOps.push_back(Store);
7452
7453   // Store fp_offset
7454   FIN = DAG.getNode(ISD::ADD, dl, getPointerTy(),
7455                     FIN, DAG.getIntPtrConstant(4));
7456   Store = DAG.getStore(Op.getOperand(0), dl,
7457                        DAG.getConstant(FuncInfo->getVarArgsFPOffset(),
7458                                        MVT::i32),
7459                        FIN, SV, 4, false, false, 0);
7460   MemOps.push_back(Store);
7461
7462   // Store ptr to overflow_arg_area
7463   FIN = DAG.getNode(ISD::ADD, dl, getPointerTy(),
7464                     FIN, DAG.getIntPtrConstant(4));
7465   SDValue OVFIN = DAG.getFrameIndex(FuncInfo->getVarArgsFrameIndex(),
7466                                     getPointerTy());
7467   Store = DAG.getStore(Op.getOperand(0), dl, OVFIN, FIN, SV, 8,
7468                        false, false, 0);
7469   MemOps.push_back(Store);
7470
7471   // Store ptr to reg_save_area.
7472   FIN = DAG.getNode(ISD::ADD, dl, getPointerTy(),
7473                     FIN, DAG.getIntPtrConstant(8));
7474   SDValue RSFIN = DAG.getFrameIndex(FuncInfo->getRegSaveFrameIndex(),
7475                                     getPointerTy());
7476   Store = DAG.getStore(Op.getOperand(0), dl, RSFIN, FIN, SV, 16,
7477                        false, false, 0);
7478   MemOps.push_back(Store);
7479   return DAG.getNode(ISD::TokenFactor, dl, MVT::Other,
7480                      &MemOps[0], MemOps.size());
7481 }
7482
7483 SDValue X86TargetLowering::LowerVAARG(SDValue Op, SelectionDAG &DAG) const {
7484   // X86-64 va_list is a struct { i32, i32, i8*, i8* }.
7485   assert(Subtarget->is64Bit() && "This code only handles 64-bit va_arg!");
7486
7487   report_fatal_error("VAArgInst is not yet implemented for x86-64!");
7488   return SDValue();
7489 }
7490
7491 SDValue X86TargetLowering::LowerVACOPY(SDValue Op, SelectionDAG &DAG) const {
7492   // X86-64 va_list is a struct { i32, i32, i8*, i8* }.
7493   assert(Subtarget->is64Bit() && "This code only handles 64-bit va_copy!");
7494   SDValue Chain = Op.getOperand(0);
7495   SDValue DstPtr = Op.getOperand(1);
7496   SDValue SrcPtr = Op.getOperand(2);
7497   const Value *DstSV = cast<SrcValueSDNode>(Op.getOperand(3))->getValue();
7498   const Value *SrcSV = cast<SrcValueSDNode>(Op.getOperand(4))->getValue();
7499   DebugLoc dl = Op.getDebugLoc();
7500
7501   return DAG.getMemcpy(Chain, dl, DstPtr, SrcPtr,
7502                        DAG.getIntPtrConstant(24), 8, /*isVolatile*/false,
7503                        false, DstSV, 0, SrcSV, 0);
7504 }
7505
7506 SDValue
7507 X86TargetLowering::LowerINTRINSIC_WO_CHAIN(SDValue Op, SelectionDAG &DAG) const {
7508   DebugLoc dl = Op.getDebugLoc();
7509   unsigned IntNo = cast<ConstantSDNode>(Op.getOperand(0))->getZExtValue();
7510   switch (IntNo) {
7511   default: return SDValue();    // Don't custom lower most intrinsics.
7512   // Comparison intrinsics.
7513   case Intrinsic::x86_sse_comieq_ss:
7514   case Intrinsic::x86_sse_comilt_ss:
7515   case Intrinsic::x86_sse_comile_ss:
7516   case Intrinsic::x86_sse_comigt_ss:
7517   case Intrinsic::x86_sse_comige_ss:
7518   case Intrinsic::x86_sse_comineq_ss:
7519   case Intrinsic::x86_sse_ucomieq_ss:
7520   case Intrinsic::x86_sse_ucomilt_ss:
7521   case Intrinsic::x86_sse_ucomile_ss:
7522   case Intrinsic::x86_sse_ucomigt_ss:
7523   case Intrinsic::x86_sse_ucomige_ss:
7524   case Intrinsic::x86_sse_ucomineq_ss:
7525   case Intrinsic::x86_sse2_comieq_sd:
7526   case Intrinsic::x86_sse2_comilt_sd:
7527   case Intrinsic::x86_sse2_comile_sd:
7528   case Intrinsic::x86_sse2_comigt_sd:
7529   case Intrinsic::x86_sse2_comige_sd:
7530   case Intrinsic::x86_sse2_comineq_sd:
7531   case Intrinsic::x86_sse2_ucomieq_sd:
7532   case Intrinsic::x86_sse2_ucomilt_sd:
7533   case Intrinsic::x86_sse2_ucomile_sd:
7534   case Intrinsic::x86_sse2_ucomigt_sd:
7535   case Intrinsic::x86_sse2_ucomige_sd:
7536   case Intrinsic::x86_sse2_ucomineq_sd: {
7537     unsigned Opc = 0;
7538     ISD::CondCode CC = ISD::SETCC_INVALID;
7539     switch (IntNo) {
7540     default: break;
7541     case Intrinsic::x86_sse_comieq_ss:
7542     case Intrinsic::x86_sse2_comieq_sd:
7543       Opc = X86ISD::COMI;
7544       CC = ISD::SETEQ;
7545       break;
7546     case Intrinsic::x86_sse_comilt_ss:
7547     case Intrinsic::x86_sse2_comilt_sd:
7548       Opc = X86ISD::COMI;
7549       CC = ISD::SETLT;
7550       break;
7551     case Intrinsic::x86_sse_comile_ss:
7552     case Intrinsic::x86_sse2_comile_sd:
7553       Opc = X86ISD::COMI;
7554       CC = ISD::SETLE;
7555       break;
7556     case Intrinsic::x86_sse_comigt_ss:
7557     case Intrinsic::x86_sse2_comigt_sd:
7558       Opc = X86ISD::COMI;
7559       CC = ISD::SETGT;
7560       break;
7561     case Intrinsic::x86_sse_comige_ss:
7562     case Intrinsic::x86_sse2_comige_sd:
7563       Opc = X86ISD::COMI;
7564       CC = ISD::SETGE;
7565       break;
7566     case Intrinsic::x86_sse_comineq_ss:
7567     case Intrinsic::x86_sse2_comineq_sd:
7568       Opc = X86ISD::COMI;
7569       CC = ISD::SETNE;
7570       break;
7571     case Intrinsic::x86_sse_ucomieq_ss:
7572     case Intrinsic::x86_sse2_ucomieq_sd:
7573       Opc = X86ISD::UCOMI;
7574       CC = ISD::SETEQ;
7575       break;
7576     case Intrinsic::x86_sse_ucomilt_ss:
7577     case Intrinsic::x86_sse2_ucomilt_sd:
7578       Opc = X86ISD::UCOMI;
7579       CC = ISD::SETLT;
7580       break;
7581     case Intrinsic::x86_sse_ucomile_ss:
7582     case Intrinsic::x86_sse2_ucomile_sd:
7583       Opc = X86ISD::UCOMI;
7584       CC = ISD::SETLE;
7585       break;
7586     case Intrinsic::x86_sse_ucomigt_ss:
7587     case Intrinsic::x86_sse2_ucomigt_sd:
7588       Opc = X86ISD::UCOMI;
7589       CC = ISD::SETGT;
7590       break;
7591     case Intrinsic::x86_sse_ucomige_ss:
7592     case Intrinsic::x86_sse2_ucomige_sd:
7593       Opc = X86ISD::UCOMI;
7594       CC = ISD::SETGE;
7595       break;
7596     case Intrinsic::x86_sse_ucomineq_ss:
7597     case Intrinsic::x86_sse2_ucomineq_sd:
7598       Opc = X86ISD::UCOMI;
7599       CC = ISD::SETNE;
7600       break;
7601     }
7602
7603     SDValue LHS = Op.getOperand(1);
7604     SDValue RHS = Op.getOperand(2);
7605     unsigned X86CC = TranslateX86CC(CC, true, LHS, RHS, DAG);
7606     assert(X86CC != X86::COND_INVALID && "Unexpected illegal condition!");
7607     SDValue Cond = DAG.getNode(Opc, dl, MVT::i32, LHS, RHS);
7608     SDValue SetCC = DAG.getNode(X86ISD::SETCC, dl, MVT::i8,
7609                                 DAG.getConstant(X86CC, MVT::i8), Cond);
7610     return DAG.getNode(ISD::ZERO_EXTEND, dl, MVT::i32, SetCC);
7611   }
7612   // ptest and testp intrinsics. The intrinsic these come from are designed to
7613   // return an integer value, not just an instruction so lower it to the ptest
7614   // or testp pattern and a setcc for the result.
7615   case Intrinsic::x86_sse41_ptestz:
7616   case Intrinsic::x86_sse41_ptestc:
7617   case Intrinsic::x86_sse41_ptestnzc:
7618   case Intrinsic::x86_avx_ptestz_256:
7619   case Intrinsic::x86_avx_ptestc_256:
7620   case Intrinsic::x86_avx_ptestnzc_256:
7621   case Intrinsic::x86_avx_vtestz_ps:
7622   case Intrinsic::x86_avx_vtestc_ps:
7623   case Intrinsic::x86_avx_vtestnzc_ps:
7624   case Intrinsic::x86_avx_vtestz_pd:
7625   case Intrinsic::x86_avx_vtestc_pd:
7626   case Intrinsic::x86_avx_vtestnzc_pd:
7627   case Intrinsic::x86_avx_vtestz_ps_256:
7628   case Intrinsic::x86_avx_vtestc_ps_256:
7629   case Intrinsic::x86_avx_vtestnzc_ps_256:
7630   case Intrinsic::x86_avx_vtestz_pd_256:
7631   case Intrinsic::x86_avx_vtestc_pd_256:
7632   case Intrinsic::x86_avx_vtestnzc_pd_256: {
7633     bool IsTestPacked = false;
7634     unsigned X86CC = 0;
7635     switch (IntNo) {
7636     default: llvm_unreachable("Bad fallthrough in Intrinsic lowering.");
7637     case Intrinsic::x86_avx_vtestz_ps:
7638     case Intrinsic::x86_avx_vtestz_pd:
7639     case Intrinsic::x86_avx_vtestz_ps_256:
7640     case Intrinsic::x86_avx_vtestz_pd_256:
7641       IsTestPacked = true; // Fallthrough
7642     case Intrinsic::x86_sse41_ptestz:
7643     case Intrinsic::x86_avx_ptestz_256:
7644       // ZF = 1
7645       X86CC = X86::COND_E;
7646       break;
7647     case Intrinsic::x86_avx_vtestc_ps:
7648     case Intrinsic::x86_avx_vtestc_pd:
7649     case Intrinsic::x86_avx_vtestc_ps_256:
7650     case Intrinsic::x86_avx_vtestc_pd_256:
7651       IsTestPacked = true; // Fallthrough
7652     case Intrinsic::x86_sse41_ptestc:
7653     case Intrinsic::x86_avx_ptestc_256:
7654       // CF = 1
7655       X86CC = X86::COND_B;
7656       break;
7657     case Intrinsic::x86_avx_vtestnzc_ps:
7658     case Intrinsic::x86_avx_vtestnzc_pd:
7659     case Intrinsic::x86_avx_vtestnzc_ps_256:
7660     case Intrinsic::x86_avx_vtestnzc_pd_256:
7661       IsTestPacked = true; // Fallthrough
7662     case Intrinsic::x86_sse41_ptestnzc:
7663     case Intrinsic::x86_avx_ptestnzc_256:
7664       // ZF and CF = 0
7665       X86CC = X86::COND_A;
7666       break;
7667     }
7668
7669     SDValue LHS = Op.getOperand(1);
7670     SDValue RHS = Op.getOperand(2);
7671     unsigned TestOpc = IsTestPacked ? X86ISD::TESTP : X86ISD::PTEST;
7672     SDValue Test = DAG.getNode(TestOpc, dl, MVT::i32, LHS, RHS);
7673     SDValue CC = DAG.getConstant(X86CC, MVT::i8);
7674     SDValue SetCC = DAG.getNode(X86ISD::SETCC, dl, MVT::i8, CC, Test);
7675     return DAG.getNode(ISD::ZERO_EXTEND, dl, MVT::i32, SetCC);
7676   }
7677
7678   // Fix vector shift instructions where the last operand is a non-immediate
7679   // i32 value.
7680   case Intrinsic::x86_sse2_pslli_w:
7681   case Intrinsic::x86_sse2_pslli_d:
7682   case Intrinsic::x86_sse2_pslli_q:
7683   case Intrinsic::x86_sse2_psrli_w:
7684   case Intrinsic::x86_sse2_psrli_d:
7685   case Intrinsic::x86_sse2_psrli_q:
7686   case Intrinsic::x86_sse2_psrai_w:
7687   case Intrinsic::x86_sse2_psrai_d:
7688   case Intrinsic::x86_mmx_pslli_w:
7689   case Intrinsic::x86_mmx_pslli_d:
7690   case Intrinsic::x86_mmx_pslli_q:
7691   case Intrinsic::x86_mmx_psrli_w:
7692   case Intrinsic::x86_mmx_psrli_d:
7693   case Intrinsic::x86_mmx_psrli_q:
7694   case Intrinsic::x86_mmx_psrai_w:
7695   case Intrinsic::x86_mmx_psrai_d: {
7696     SDValue ShAmt = Op.getOperand(2);
7697     if (isa<ConstantSDNode>(ShAmt))
7698       return SDValue();
7699
7700     unsigned NewIntNo = 0;
7701     EVT ShAmtVT = MVT::v4i32;
7702     switch (IntNo) {
7703     case Intrinsic::x86_sse2_pslli_w:
7704       NewIntNo = Intrinsic::x86_sse2_psll_w;
7705       break;
7706     case Intrinsic::x86_sse2_pslli_d:
7707       NewIntNo = Intrinsic::x86_sse2_psll_d;
7708       break;
7709     case Intrinsic::x86_sse2_pslli_q:
7710       NewIntNo = Intrinsic::x86_sse2_psll_q;
7711       break;
7712     case Intrinsic::x86_sse2_psrli_w:
7713       NewIntNo = Intrinsic::x86_sse2_psrl_w;
7714       break;
7715     case Intrinsic::x86_sse2_psrli_d:
7716       NewIntNo = Intrinsic::x86_sse2_psrl_d;
7717       break;
7718     case Intrinsic::x86_sse2_psrli_q:
7719       NewIntNo = Intrinsic::x86_sse2_psrl_q;
7720       break;
7721     case Intrinsic::x86_sse2_psrai_w:
7722       NewIntNo = Intrinsic::x86_sse2_psra_w;
7723       break;
7724     case Intrinsic::x86_sse2_psrai_d:
7725       NewIntNo = Intrinsic::x86_sse2_psra_d;
7726       break;
7727     default: {
7728       ShAmtVT = MVT::v2i32;
7729       switch (IntNo) {
7730       case Intrinsic::x86_mmx_pslli_w:
7731         NewIntNo = Intrinsic::x86_mmx_psll_w;
7732         break;
7733       case Intrinsic::x86_mmx_pslli_d:
7734         NewIntNo = Intrinsic::x86_mmx_psll_d;
7735         break;
7736       case Intrinsic::x86_mmx_pslli_q:
7737         NewIntNo = Intrinsic::x86_mmx_psll_q;
7738         break;
7739       case Intrinsic::x86_mmx_psrli_w:
7740         NewIntNo = Intrinsic::x86_mmx_psrl_w;
7741         break;
7742       case Intrinsic::x86_mmx_psrli_d:
7743         NewIntNo = Intrinsic::x86_mmx_psrl_d;
7744         break;
7745       case Intrinsic::x86_mmx_psrli_q:
7746         NewIntNo = Intrinsic::x86_mmx_psrl_q;
7747         break;
7748       case Intrinsic::x86_mmx_psrai_w:
7749         NewIntNo = Intrinsic::x86_mmx_psra_w;
7750         break;
7751       case Intrinsic::x86_mmx_psrai_d:
7752         NewIntNo = Intrinsic::x86_mmx_psra_d;
7753         break;
7754       default: llvm_unreachable("Impossible intrinsic");  // Can't reach here.
7755       }
7756       break;
7757     }
7758     }
7759
7760     // The vector shift intrinsics with scalars uses 32b shift amounts but
7761     // the sse2/mmx shift instructions reads 64 bits. Set the upper 32 bits
7762     // to be zero.
7763     SDValue ShOps[4];
7764     ShOps[0] = ShAmt;
7765     ShOps[1] = DAG.getConstant(0, MVT::i32);
7766     if (ShAmtVT == MVT::v4i32) {
7767       ShOps[2] = DAG.getUNDEF(MVT::i32);
7768       ShOps[3] = DAG.getUNDEF(MVT::i32);
7769       ShAmt =  DAG.getNode(ISD::BUILD_VECTOR, dl, ShAmtVT, &ShOps[0], 4);
7770     } else {
7771       ShAmt =  DAG.getNode(ISD::BUILD_VECTOR, dl, ShAmtVT, &ShOps[0], 2);
7772     }
7773
7774     EVT VT = Op.getValueType();
7775     ShAmt = DAG.getNode(ISD::BIT_CONVERT, dl, VT, ShAmt);
7776     return DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, VT,
7777                        DAG.getConstant(NewIntNo, MVT::i32),
7778                        Op.getOperand(1), ShAmt);
7779   }
7780   }
7781 }
7782
7783 SDValue X86TargetLowering::LowerRETURNADDR(SDValue Op,
7784                                            SelectionDAG &DAG) const {
7785   MachineFrameInfo *MFI = DAG.getMachineFunction().getFrameInfo();
7786   MFI->setReturnAddressIsTaken(true);
7787
7788   unsigned Depth = cast<ConstantSDNode>(Op.getOperand(0))->getZExtValue();
7789   DebugLoc dl = Op.getDebugLoc();
7790
7791   if (Depth > 0) {
7792     SDValue FrameAddr = LowerFRAMEADDR(Op, DAG);
7793     SDValue Offset =
7794       DAG.getConstant(TD->getPointerSize(),
7795                       Subtarget->is64Bit() ? MVT::i64 : MVT::i32);
7796     return DAG.getLoad(getPointerTy(), dl, DAG.getEntryNode(),
7797                        DAG.getNode(ISD::ADD, dl, getPointerTy(),
7798                                    FrameAddr, Offset),
7799                        NULL, 0, false, false, 0);
7800   }
7801
7802   // Just load the return address.
7803   SDValue RetAddrFI = getReturnAddressFrameIndex(DAG);
7804   return DAG.getLoad(getPointerTy(), dl, DAG.getEntryNode(),
7805                      RetAddrFI, NULL, 0, false, false, 0);
7806 }
7807
7808 SDValue X86TargetLowering::LowerFRAMEADDR(SDValue Op, SelectionDAG &DAG) const {
7809   MachineFrameInfo *MFI = DAG.getMachineFunction().getFrameInfo();
7810   MFI->setFrameAddressIsTaken(true);
7811
7812   EVT VT = Op.getValueType();
7813   DebugLoc dl = Op.getDebugLoc();  // FIXME probably not meaningful
7814   unsigned Depth = cast<ConstantSDNode>(Op.getOperand(0))->getZExtValue();
7815   unsigned FrameReg = Subtarget->is64Bit() ? X86::RBP : X86::EBP;
7816   SDValue FrameAddr = DAG.getCopyFromReg(DAG.getEntryNode(), dl, FrameReg, VT);
7817   while (Depth--)
7818     FrameAddr = DAG.getLoad(VT, dl, DAG.getEntryNode(), FrameAddr, NULL, 0,
7819                             false, false, 0);
7820   return FrameAddr;
7821 }
7822
7823 SDValue X86TargetLowering::LowerFRAME_TO_ARGS_OFFSET(SDValue Op,
7824                                                      SelectionDAG &DAG) const {
7825   return DAG.getIntPtrConstant(2*TD->getPointerSize());
7826 }
7827
7828 SDValue X86TargetLowering::LowerEH_RETURN(SDValue Op, SelectionDAG &DAG) const {
7829   MachineFunction &MF = DAG.getMachineFunction();
7830   SDValue Chain     = Op.getOperand(0);
7831   SDValue Offset    = Op.getOperand(1);
7832   SDValue Handler   = Op.getOperand(2);
7833   DebugLoc dl       = Op.getDebugLoc();
7834
7835   SDValue Frame = DAG.getCopyFromReg(DAG.getEntryNode(), dl,
7836                                      Subtarget->is64Bit() ? X86::RBP : X86::EBP,
7837                                      getPointerTy());
7838   unsigned StoreAddrReg = (Subtarget->is64Bit() ? X86::RCX : X86::ECX);
7839
7840   SDValue StoreAddr = DAG.getNode(ISD::ADD, dl, getPointerTy(), Frame,
7841                                   DAG.getIntPtrConstant(TD->getPointerSize()));
7842   StoreAddr = DAG.getNode(ISD::ADD, dl, getPointerTy(), StoreAddr, Offset);
7843   Chain = DAG.getStore(Chain, dl, Handler, StoreAddr, NULL, 0, false, false, 0);
7844   Chain = DAG.getCopyToReg(Chain, dl, StoreAddrReg, StoreAddr);
7845   MF.getRegInfo().addLiveOut(StoreAddrReg);
7846
7847   return DAG.getNode(X86ISD::EH_RETURN, dl,
7848                      MVT::Other,
7849                      Chain, DAG.getRegister(StoreAddrReg, getPointerTy()));
7850 }
7851
7852 SDValue X86TargetLowering::LowerTRAMPOLINE(SDValue Op,
7853                                              SelectionDAG &DAG) const {
7854   SDValue Root = Op.getOperand(0);
7855   SDValue Trmp = Op.getOperand(1); // trampoline
7856   SDValue FPtr = Op.getOperand(2); // nested function
7857   SDValue Nest = Op.getOperand(3); // 'nest' parameter value
7858   DebugLoc dl  = Op.getDebugLoc();
7859
7860   const Value *TrmpAddr = cast<SrcValueSDNode>(Op.getOperand(4))->getValue();
7861
7862   if (Subtarget->is64Bit()) {
7863     SDValue OutChains[6];
7864
7865     // Large code-model.
7866     const unsigned char JMP64r  = 0xFF; // 64-bit jmp through register opcode.
7867     const unsigned char MOV64ri = 0xB8; // X86::MOV64ri opcode.
7868
7869     const unsigned char N86R10 = RegInfo->getX86RegNum(X86::R10);
7870     const unsigned char N86R11 = RegInfo->getX86RegNum(X86::R11);
7871
7872     const unsigned char REX_WB = 0x40 | 0x08 | 0x01; // REX prefix
7873
7874     // Load the pointer to the nested function into R11.
7875     unsigned OpCode = ((MOV64ri | N86R11) << 8) | REX_WB; // movabsq r11
7876     SDValue Addr = Trmp;
7877     OutChains[0] = DAG.getStore(Root, dl, DAG.getConstant(OpCode, MVT::i16),
7878                                 Addr, TrmpAddr, 0, false, false, 0);
7879
7880     Addr = DAG.getNode(ISD::ADD, dl, MVT::i64, Trmp,
7881                        DAG.getConstant(2, MVT::i64));
7882     OutChains[1] = DAG.getStore(Root, dl, FPtr, Addr, TrmpAddr, 2,
7883                                 false, false, 2);
7884
7885     // Load the 'nest' parameter value into R10.
7886     // R10 is specified in X86CallingConv.td
7887     OpCode = ((MOV64ri | N86R10) << 8) | REX_WB; // movabsq r10
7888     Addr = DAG.getNode(ISD::ADD, dl, MVT::i64, Trmp,
7889                        DAG.getConstant(10, MVT::i64));
7890     OutChains[2] = DAG.getStore(Root, dl, DAG.getConstant(OpCode, MVT::i16),
7891                                 Addr, TrmpAddr, 10, false, false, 0);
7892
7893     Addr = DAG.getNode(ISD::ADD, dl, MVT::i64, Trmp,
7894                        DAG.getConstant(12, MVT::i64));
7895     OutChains[3] = DAG.getStore(Root, dl, Nest, Addr, TrmpAddr, 12,
7896                                 false, false, 2);
7897
7898     // Jump to the nested function.
7899     OpCode = (JMP64r << 8) | REX_WB; // jmpq *...
7900     Addr = DAG.getNode(ISD::ADD, dl, MVT::i64, Trmp,
7901                        DAG.getConstant(20, MVT::i64));
7902     OutChains[4] = DAG.getStore(Root, dl, DAG.getConstant(OpCode, MVT::i16),
7903                                 Addr, TrmpAddr, 20, false, false, 0);
7904
7905     unsigned char ModRM = N86R11 | (4 << 3) | (3 << 6); // ...r11
7906     Addr = DAG.getNode(ISD::ADD, dl, MVT::i64, Trmp,
7907                        DAG.getConstant(22, MVT::i64));
7908     OutChains[5] = DAG.getStore(Root, dl, DAG.getConstant(ModRM, MVT::i8), Addr,
7909                                 TrmpAddr, 22, false, false, 0);
7910
7911     SDValue Ops[] =
7912       { Trmp, DAG.getNode(ISD::TokenFactor, dl, MVT::Other, OutChains, 6) };
7913     return DAG.getMergeValues(Ops, 2, dl);
7914   } else {
7915     const Function *Func =
7916       cast<Function>(cast<SrcValueSDNode>(Op.getOperand(5))->getValue());
7917     CallingConv::ID CC = Func->getCallingConv();
7918     unsigned NestReg;
7919
7920     switch (CC) {
7921     default:
7922       llvm_unreachable("Unsupported calling convention");
7923     case CallingConv::C:
7924     case CallingConv::X86_StdCall: {
7925       // Pass 'nest' parameter in ECX.
7926       // Must be kept in sync with X86CallingConv.td
7927       NestReg = X86::ECX;
7928
7929       // Check that ECX wasn't needed by an 'inreg' parameter.
7930       const FunctionType *FTy = Func->getFunctionType();
7931       const AttrListPtr &Attrs = Func->getAttributes();
7932
7933       if (!Attrs.isEmpty() && !Func->isVarArg()) {
7934         unsigned InRegCount = 0;
7935         unsigned Idx = 1;
7936
7937         for (FunctionType::param_iterator I = FTy->param_begin(),
7938              E = FTy->param_end(); I != E; ++I, ++Idx)
7939           if (Attrs.paramHasAttr(Idx, Attribute::InReg))
7940             // FIXME: should only count parameters that are lowered to integers.
7941             InRegCount += (TD->getTypeSizeInBits(*I) + 31) / 32;
7942
7943         if (InRegCount > 2) {
7944           report_fatal_error("Nest register in use - reduce number of inreg"
7945                              " parameters!");
7946         }
7947       }
7948       break;
7949     }
7950     case CallingConv::X86_FastCall:
7951     case CallingConv::X86_ThisCall:
7952     case CallingConv::Fast:
7953       // Pass 'nest' parameter in EAX.
7954       // Must be kept in sync with X86CallingConv.td
7955       NestReg = X86::EAX;
7956       break;
7957     }
7958
7959     SDValue OutChains[4];
7960     SDValue Addr, Disp;
7961
7962     Addr = DAG.getNode(ISD::ADD, dl, MVT::i32, Trmp,
7963                        DAG.getConstant(10, MVT::i32));
7964     Disp = DAG.getNode(ISD::SUB, dl, MVT::i32, FPtr, Addr);
7965
7966     // This is storing the opcode for MOV32ri.
7967     const unsigned char MOV32ri = 0xB8; // X86::MOV32ri's opcode byte.
7968     const unsigned char N86Reg = RegInfo->getX86RegNum(NestReg);
7969     OutChains[0] = DAG.getStore(Root, dl,
7970                                 DAG.getConstant(MOV32ri|N86Reg, MVT::i8),
7971                                 Trmp, TrmpAddr, 0, false, false, 0);
7972
7973     Addr = DAG.getNode(ISD::ADD, dl, MVT::i32, Trmp,
7974                        DAG.getConstant(1, MVT::i32));
7975     OutChains[1] = DAG.getStore(Root, dl, Nest, Addr, TrmpAddr, 1,
7976                                 false, false, 1);
7977
7978     const unsigned char JMP = 0xE9; // jmp <32bit dst> opcode.
7979     Addr = DAG.getNode(ISD::ADD, dl, MVT::i32, Trmp,
7980                        DAG.getConstant(5, MVT::i32));
7981     OutChains[2] = DAG.getStore(Root, dl, DAG.getConstant(JMP, MVT::i8), Addr,
7982                                 TrmpAddr, 5, false, false, 1);
7983
7984     Addr = DAG.getNode(ISD::ADD, dl, MVT::i32, Trmp,
7985                        DAG.getConstant(6, MVT::i32));
7986     OutChains[3] = DAG.getStore(Root, dl, Disp, Addr, TrmpAddr, 6,
7987                                 false, false, 1);
7988
7989     SDValue Ops[] =
7990       { Trmp, DAG.getNode(ISD::TokenFactor, dl, MVT::Other, OutChains, 4) };
7991     return DAG.getMergeValues(Ops, 2, dl);
7992   }
7993 }
7994
7995 SDValue X86TargetLowering::LowerFLT_ROUNDS_(SDValue Op,
7996                                             SelectionDAG &DAG) const {
7997   /*
7998    The rounding mode is in bits 11:10 of FPSR, and has the following
7999    settings:
8000      00 Round to nearest
8001      01 Round to -inf
8002      10 Round to +inf
8003      11 Round to 0
8004
8005   FLT_ROUNDS, on the other hand, expects the following:
8006     -1 Undefined
8007      0 Round to 0
8008      1 Round to nearest
8009      2 Round to +inf
8010      3 Round to -inf
8011
8012   To perform the conversion, we do:
8013     (((((FPSR & 0x800) >> 11) | ((FPSR & 0x400) >> 9)) + 1) & 3)
8014   */
8015
8016   MachineFunction &MF = DAG.getMachineFunction();
8017   const TargetMachine &TM = MF.getTarget();
8018   const TargetFrameInfo &TFI = *TM.getFrameInfo();
8019   unsigned StackAlignment = TFI.getStackAlignment();
8020   EVT VT = Op.getValueType();
8021   DebugLoc dl = Op.getDebugLoc();
8022
8023   // Save FP Control Word to stack slot
8024   int SSFI = MF.getFrameInfo()->CreateStackObject(2, StackAlignment, false);
8025   SDValue StackSlot = DAG.getFrameIndex(SSFI, getPointerTy());
8026
8027   SDValue Chain = DAG.getNode(X86ISD::FNSTCW16m, dl, MVT::Other,
8028                               DAG.getEntryNode(), StackSlot);
8029
8030   // Load FP Control Word from stack slot
8031   SDValue CWD = DAG.getLoad(MVT::i16, dl, Chain, StackSlot, NULL, 0,
8032                             false, false, 0);
8033
8034   // Transform as necessary
8035   SDValue CWD1 =
8036     DAG.getNode(ISD::SRL, dl, MVT::i16,
8037                 DAG.getNode(ISD::AND, dl, MVT::i16,
8038                             CWD, DAG.getConstant(0x800, MVT::i16)),
8039                 DAG.getConstant(11, MVT::i8));
8040   SDValue CWD2 =
8041     DAG.getNode(ISD::SRL, dl, MVT::i16,
8042                 DAG.getNode(ISD::AND, dl, MVT::i16,
8043                             CWD, DAG.getConstant(0x400, MVT::i16)),
8044                 DAG.getConstant(9, MVT::i8));
8045
8046   SDValue RetVal =
8047     DAG.getNode(ISD::AND, dl, MVT::i16,
8048                 DAG.getNode(ISD::ADD, dl, MVT::i16,
8049                             DAG.getNode(ISD::OR, dl, MVT::i16, CWD1, CWD2),
8050                             DAG.getConstant(1, MVT::i16)),
8051                 DAG.getConstant(3, MVT::i16));
8052
8053
8054   return DAG.getNode((VT.getSizeInBits() < 16 ?
8055                       ISD::TRUNCATE : ISD::ZERO_EXTEND), dl, VT, RetVal);
8056 }
8057
8058 SDValue X86TargetLowering::LowerCTLZ(SDValue Op, SelectionDAG &DAG) const {
8059   EVT VT = Op.getValueType();
8060   EVT OpVT = VT;
8061   unsigned NumBits = VT.getSizeInBits();
8062   DebugLoc dl = Op.getDebugLoc();
8063
8064   Op = Op.getOperand(0);
8065   if (VT == MVT::i8) {
8066     // Zero extend to i32 since there is not an i8 bsr.
8067     OpVT = MVT::i32;
8068     Op = DAG.getNode(ISD::ZERO_EXTEND, dl, OpVT, Op);
8069   }
8070
8071   // Issue a bsr (scan bits in reverse) which also sets EFLAGS.
8072   SDVTList VTs = DAG.getVTList(OpVT, MVT::i32);
8073   Op = DAG.getNode(X86ISD::BSR, dl, VTs, Op);
8074
8075   // If src is zero (i.e. bsr sets ZF), returns NumBits.
8076   SDValue Ops[] = {
8077     Op,
8078     DAG.getConstant(NumBits+NumBits-1, OpVT),
8079     DAG.getConstant(X86::COND_E, MVT::i8),
8080     Op.getValue(1)
8081   };
8082   Op = DAG.getNode(X86ISD::CMOV, dl, OpVT, Ops, array_lengthof(Ops));
8083
8084   // Finally xor with NumBits-1.
8085   Op = DAG.getNode(ISD::XOR, dl, OpVT, Op, DAG.getConstant(NumBits-1, OpVT));
8086
8087   if (VT == MVT::i8)
8088     Op = DAG.getNode(ISD::TRUNCATE, dl, MVT::i8, Op);
8089   return Op;
8090 }
8091
8092 SDValue X86TargetLowering::LowerCTTZ(SDValue Op, SelectionDAG &DAG) const {
8093   EVT VT = Op.getValueType();
8094   EVT OpVT = VT;
8095   unsigned NumBits = VT.getSizeInBits();
8096   DebugLoc dl = Op.getDebugLoc();
8097
8098   Op = Op.getOperand(0);
8099   if (VT == MVT::i8) {
8100     OpVT = MVT::i32;
8101     Op = DAG.getNode(ISD::ZERO_EXTEND, dl, OpVT, Op);
8102   }
8103
8104   // Issue a bsf (scan bits forward) which also sets EFLAGS.
8105   SDVTList VTs = DAG.getVTList(OpVT, MVT::i32);
8106   Op = DAG.getNode(X86ISD::BSF, dl, VTs, Op);
8107
8108   // If src is zero (i.e. bsf sets ZF), returns NumBits.
8109   SDValue Ops[] = {
8110     Op,
8111     DAG.getConstant(NumBits, OpVT),
8112     DAG.getConstant(X86::COND_E, MVT::i8),
8113     Op.getValue(1)
8114   };
8115   Op = DAG.getNode(X86ISD::CMOV, dl, OpVT, Ops, array_lengthof(Ops));
8116
8117   if (VT == MVT::i8)
8118     Op = DAG.getNode(ISD::TRUNCATE, dl, MVT::i8, Op);
8119   return Op;
8120 }
8121
8122 SDValue X86TargetLowering::LowerMUL_V2I64(SDValue Op, SelectionDAG &DAG) const {
8123   EVT VT = Op.getValueType();
8124   assert(VT == MVT::v2i64 && "Only know how to lower V2I64 multiply");
8125   DebugLoc dl = Op.getDebugLoc();
8126
8127   //  ulong2 Ahi = __builtin_ia32_psrlqi128( a, 32);
8128   //  ulong2 Bhi = __builtin_ia32_psrlqi128( b, 32);
8129   //  ulong2 AloBlo = __builtin_ia32_pmuludq128( a, b );
8130   //  ulong2 AloBhi = __builtin_ia32_pmuludq128( a, Bhi );
8131   //  ulong2 AhiBlo = __builtin_ia32_pmuludq128( Ahi, b );
8132   //
8133   //  AloBhi = __builtin_ia32_psllqi128( AloBhi, 32 );
8134   //  AhiBlo = __builtin_ia32_psllqi128( AhiBlo, 32 );
8135   //  return AloBlo + AloBhi + AhiBlo;
8136
8137   SDValue A = Op.getOperand(0);
8138   SDValue B = Op.getOperand(1);
8139
8140   SDValue Ahi = DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, VT,
8141                        DAG.getConstant(Intrinsic::x86_sse2_psrli_q, MVT::i32),
8142                        A, DAG.getConstant(32, MVT::i32));
8143   SDValue Bhi = DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, VT,
8144                        DAG.getConstant(Intrinsic::x86_sse2_psrli_q, MVT::i32),
8145                        B, DAG.getConstant(32, MVT::i32));
8146   SDValue AloBlo = DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, VT,
8147                        DAG.getConstant(Intrinsic::x86_sse2_pmulu_dq, MVT::i32),
8148                        A, B);
8149   SDValue AloBhi = DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, VT,
8150                        DAG.getConstant(Intrinsic::x86_sse2_pmulu_dq, MVT::i32),
8151                        A, Bhi);
8152   SDValue AhiBlo = DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, VT,
8153                        DAG.getConstant(Intrinsic::x86_sse2_pmulu_dq, MVT::i32),
8154                        Ahi, B);
8155   AloBhi = DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, VT,
8156                        DAG.getConstant(Intrinsic::x86_sse2_pslli_q, MVT::i32),
8157                        AloBhi, DAG.getConstant(32, MVT::i32));
8158   AhiBlo = DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, VT,
8159                        DAG.getConstant(Intrinsic::x86_sse2_pslli_q, MVT::i32),
8160                        AhiBlo, DAG.getConstant(32, MVT::i32));
8161   SDValue Res = DAG.getNode(ISD::ADD, dl, VT, AloBlo, AloBhi);
8162   Res = DAG.getNode(ISD::ADD, dl, VT, Res, AhiBlo);
8163   return Res;
8164 }
8165
8166 SDValue X86TargetLowering::LowerSHL(SDValue Op, SelectionDAG &DAG) const {
8167   EVT VT = Op.getValueType();
8168   DebugLoc dl = Op.getDebugLoc();
8169   SDValue R = Op.getOperand(0);
8170
8171   LLVMContext *Context = DAG.getContext();
8172
8173   assert(Subtarget->hasSSE41() && "Cannot lower SHL without SSE4.1 or later");
8174
8175   if (VT == MVT::v4i32) {
8176     Op = DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, VT,
8177                      DAG.getConstant(Intrinsic::x86_sse2_pslli_d, MVT::i32),
8178                      Op.getOperand(1), DAG.getConstant(23, MVT::i32));
8179
8180     ConstantInt *CI = ConstantInt::get(*Context, APInt(32, 0x3f800000U));
8181     
8182     std::vector<Constant*> CV(4, CI);
8183     Constant *C = ConstantVector::get(CV);
8184     SDValue CPIdx = DAG.getConstantPool(C, getPointerTy(), 16);
8185     SDValue Addend = DAG.getLoad(VT, dl, DAG.getEntryNode(), CPIdx,
8186                                  PseudoSourceValue::getConstantPool(), 0,
8187                                  false, false, 16);
8188
8189     Op = DAG.getNode(ISD::ADD, dl, VT, Op, Addend);
8190     Op = DAG.getNode(ISD::BIT_CONVERT, dl, MVT::v4f32, Op);
8191     Op = DAG.getNode(ISD::FP_TO_SINT, dl, VT, Op);
8192     return DAG.getNode(ISD::MUL, dl, VT, Op, R);
8193   }
8194   if (VT == MVT::v16i8) {
8195     // a = a << 5;
8196     Op = DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, VT,
8197                      DAG.getConstant(Intrinsic::x86_sse2_pslli_w, MVT::i32),
8198                      Op.getOperand(1), DAG.getConstant(5, MVT::i32));
8199
8200     ConstantInt *CM1 = ConstantInt::get(*Context, APInt(8, 15));
8201     ConstantInt *CM2 = ConstantInt::get(*Context, APInt(8, 63));
8202
8203     std::vector<Constant*> CVM1(16, CM1);
8204     std::vector<Constant*> CVM2(16, CM2);
8205     Constant *C = ConstantVector::get(CVM1);
8206     SDValue CPIdx = DAG.getConstantPool(C, getPointerTy(), 16);
8207     SDValue M = DAG.getLoad(VT, dl, DAG.getEntryNode(), CPIdx,
8208                             PseudoSourceValue::getConstantPool(), 0,
8209                             false, false, 16);
8210
8211     // r = pblendv(r, psllw(r & (char16)15, 4), a);
8212     M = DAG.getNode(ISD::AND, dl, VT, R, M);
8213     M = DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, VT,
8214                     DAG.getConstant(Intrinsic::x86_sse2_pslli_w, MVT::i32), M,
8215                     DAG.getConstant(4, MVT::i32));
8216     R = DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, VT,
8217                     DAG.getConstant(Intrinsic::x86_sse41_pblendvb, MVT::i32),
8218                     R, M, Op);
8219     // a += a
8220     Op = DAG.getNode(ISD::ADD, dl, VT, Op, Op);
8221     
8222     C = ConstantVector::get(CVM2);
8223     CPIdx = DAG.getConstantPool(C, getPointerTy(), 16);
8224     M = DAG.getLoad(VT, dl, DAG.getEntryNode(), CPIdx,
8225                     PseudoSourceValue::getConstantPool(), 0, false, false, 16);
8226     
8227     // r = pblendv(r, psllw(r & (char16)63, 2), a);
8228     M = DAG.getNode(ISD::AND, dl, VT, R, M);
8229     M = DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, VT,
8230                     DAG.getConstant(Intrinsic::x86_sse2_pslli_w, MVT::i32), M,
8231                     DAG.getConstant(2, MVT::i32));
8232     R = DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, VT,
8233                     DAG.getConstant(Intrinsic::x86_sse41_pblendvb, MVT::i32),
8234                     R, M, Op);
8235     // a += a
8236     Op = DAG.getNode(ISD::ADD, dl, VT, Op, Op);
8237     
8238     // return pblendv(r, r+r, a);
8239     R = DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, VT,
8240                     DAG.getConstant(Intrinsic::x86_sse41_pblendvb, MVT::i32),
8241                     R, DAG.getNode(ISD::ADD, dl, VT, R, R), Op);
8242     return R;
8243   }
8244   return SDValue();
8245 }
8246
8247 SDValue X86TargetLowering::LowerXALUO(SDValue Op, SelectionDAG &DAG) const {
8248   // Lower the "add/sub/mul with overflow" instruction into a regular ins plus
8249   // a "setcc" instruction that checks the overflow flag. The "brcond" lowering
8250   // looks for this combo and may remove the "setcc" instruction if the "setcc"
8251   // has only one use.
8252   SDNode *N = Op.getNode();
8253   SDValue LHS = N->getOperand(0);
8254   SDValue RHS = N->getOperand(1);
8255   unsigned BaseOp = 0;
8256   unsigned Cond = 0;
8257   DebugLoc dl = Op.getDebugLoc();
8258
8259   switch (Op.getOpcode()) {
8260   default: llvm_unreachable("Unknown ovf instruction!");
8261   case ISD::SADDO:
8262     // A subtract of one will be selected as a INC. Note that INC doesn't
8263     // set CF, so we can't do this for UADDO.
8264     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op))
8265       if (C->getAPIntValue() == 1) {
8266         BaseOp = X86ISD::INC;
8267         Cond = X86::COND_O;
8268         break;
8269       }
8270     BaseOp = X86ISD::ADD;
8271     Cond = X86::COND_O;
8272     break;
8273   case ISD::UADDO:
8274     BaseOp = X86ISD::ADD;
8275     Cond = X86::COND_B;
8276     break;
8277   case ISD::SSUBO:
8278     // A subtract of one will be selected as a DEC. Note that DEC doesn't
8279     // set CF, so we can't do this for USUBO.
8280     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op))
8281       if (C->getAPIntValue() == 1) {
8282         BaseOp = X86ISD::DEC;
8283         Cond = X86::COND_O;
8284         break;
8285       }
8286     BaseOp = X86ISD::SUB;
8287     Cond = X86::COND_O;
8288     break;
8289   case ISD::USUBO:
8290     BaseOp = X86ISD::SUB;
8291     Cond = X86::COND_B;
8292     break;
8293   case ISD::SMULO:
8294     BaseOp = X86ISD::SMUL;
8295     Cond = X86::COND_O;
8296     break;
8297   case ISD::UMULO:
8298     BaseOp = X86ISD::UMUL;
8299     Cond = X86::COND_B;
8300     break;
8301   }
8302
8303   // Also sets EFLAGS.
8304   SDVTList VTs = DAG.getVTList(N->getValueType(0), MVT::i32);
8305   SDValue Sum = DAG.getNode(BaseOp, dl, VTs, LHS, RHS);
8306
8307   SDValue SetCC =
8308     DAG.getNode(X86ISD::SETCC, dl, N->getValueType(1),
8309                 DAG.getConstant(Cond, MVT::i32), SDValue(Sum.getNode(), 1));
8310
8311   DAG.ReplaceAllUsesOfValueWith(SDValue(N, 1), SetCC);
8312   return Sum;
8313 }
8314
8315 SDValue X86TargetLowering::LowerMEMBARRIER(SDValue Op, SelectionDAG &DAG) const{
8316   DebugLoc dl = Op.getDebugLoc();
8317   
8318   if (!Subtarget->hasSSE2()) {
8319     SDValue Chain = Op.getOperand(0);
8320     SDValue Zero = DAG.getConstant(0, 
8321                                    Subtarget->is64Bit() ? MVT::i64 : MVT::i32);
8322     SDValue Ops[] = {
8323       DAG.getRegister(X86::ESP, MVT::i32), // Base
8324       DAG.getTargetConstant(1, MVT::i8),   // Scale
8325       DAG.getRegister(0, MVT::i32),        // Index
8326       DAG.getTargetConstant(0, MVT::i32),  // Disp
8327       DAG.getRegister(0, MVT::i32),        // Segment.
8328       Zero,
8329       Chain
8330     };
8331     SDNode *Res = 
8332       DAG.getMachineNode(X86::OR32mrLocked, dl, MVT::Other, Ops,
8333                           array_lengthof(Ops));
8334     return SDValue(Res, 0);
8335   }
8336   
8337   unsigned isDev = cast<ConstantSDNode>(Op.getOperand(5))->getZExtValue();
8338   if (!isDev)
8339     return DAG.getNode(X86ISD::MEMBARRIER, dl, MVT::Other, Op.getOperand(0));
8340   
8341   unsigned Op1 = cast<ConstantSDNode>(Op.getOperand(1))->getZExtValue();
8342   unsigned Op2 = cast<ConstantSDNode>(Op.getOperand(2))->getZExtValue();
8343   unsigned Op3 = cast<ConstantSDNode>(Op.getOperand(3))->getZExtValue();
8344   unsigned Op4 = cast<ConstantSDNode>(Op.getOperand(4))->getZExtValue();
8345   
8346   // def : Pat<(membarrier (i8 0), (i8 0), (i8 0), (i8 1), (i8 1)), (SFENCE)>;
8347   if (!Op1 && !Op2 && !Op3 && Op4)
8348     return DAG.getNode(X86ISD::SFENCE, dl, MVT::Other, Op.getOperand(0));
8349   
8350   // def : Pat<(membarrier (i8 1), (i8 0), (i8 0), (i8 0), (i8 1)), (LFENCE)>;
8351   if (Op1 && !Op2 && !Op3 && !Op4)
8352     return DAG.getNode(X86ISD::LFENCE, dl, MVT::Other, Op.getOperand(0));
8353   
8354   // def : Pat<(membarrier (i8 imm), (i8 imm), (i8 imm), (i8 imm), (i8 1)), 
8355   //           (MFENCE)>;
8356   return DAG.getNode(X86ISD::MFENCE, dl, MVT::Other, Op.getOperand(0));
8357 }
8358
8359 SDValue X86TargetLowering::LowerCMP_SWAP(SDValue Op, SelectionDAG &DAG) const {
8360   EVT T = Op.getValueType();
8361   DebugLoc dl = Op.getDebugLoc();
8362   unsigned Reg = 0;
8363   unsigned size = 0;
8364   switch(T.getSimpleVT().SimpleTy) {
8365   default:
8366     assert(false && "Invalid value type!");
8367   case MVT::i8:  Reg = X86::AL;  size = 1; break;
8368   case MVT::i16: Reg = X86::AX;  size = 2; break;
8369   case MVT::i32: Reg = X86::EAX; size = 4; break;
8370   case MVT::i64:
8371     assert(Subtarget->is64Bit() && "Node not type legal!");
8372     Reg = X86::RAX; size = 8;
8373     break;
8374   }
8375   SDValue cpIn = DAG.getCopyToReg(Op.getOperand(0), dl, Reg,
8376                                     Op.getOperand(2), SDValue());
8377   SDValue Ops[] = { cpIn.getValue(0),
8378                     Op.getOperand(1),
8379                     Op.getOperand(3),
8380                     DAG.getTargetConstant(size, MVT::i8),
8381                     cpIn.getValue(1) };
8382   SDVTList Tys = DAG.getVTList(MVT::Other, MVT::Flag);
8383   SDValue Result = DAG.getNode(X86ISD::LCMPXCHG_DAG, dl, Tys, Ops, 5);
8384   SDValue cpOut =
8385     DAG.getCopyFromReg(Result.getValue(0), dl, Reg, T, Result.getValue(1));
8386   return cpOut;
8387 }
8388
8389 SDValue X86TargetLowering::LowerREADCYCLECOUNTER(SDValue Op,
8390                                                  SelectionDAG &DAG) const {
8391   assert(Subtarget->is64Bit() && "Result not type legalized?");
8392   SDVTList Tys = DAG.getVTList(MVT::Other, MVT::Flag);
8393   SDValue TheChain = Op.getOperand(0);
8394   DebugLoc dl = Op.getDebugLoc();
8395   SDValue rd = DAG.getNode(X86ISD::RDTSC_DAG, dl, Tys, &TheChain, 1);
8396   SDValue rax = DAG.getCopyFromReg(rd, dl, X86::RAX, MVT::i64, rd.getValue(1));
8397   SDValue rdx = DAG.getCopyFromReg(rax.getValue(1), dl, X86::RDX, MVT::i64,
8398                                    rax.getValue(2));
8399   SDValue Tmp = DAG.getNode(ISD::SHL, dl, MVT::i64, rdx,
8400                             DAG.getConstant(32, MVT::i8));
8401   SDValue Ops[] = {
8402     DAG.getNode(ISD::OR, dl, MVT::i64, rax, Tmp),
8403     rdx.getValue(1)
8404   };
8405   return DAG.getMergeValues(Ops, 2, dl);
8406 }
8407
8408 SDValue X86TargetLowering::LowerBIT_CONVERT(SDValue Op,
8409                                             SelectionDAG &DAG) const {
8410   EVT SrcVT = Op.getOperand(0).getValueType();
8411   EVT DstVT = Op.getValueType();
8412   assert((Subtarget->is64Bit() && !Subtarget->hasSSE2() && 
8413           Subtarget->hasMMX() && !DisableMMX) &&
8414          "Unexpected custom BIT_CONVERT");
8415   assert((DstVT == MVT::i64 || 
8416           (DstVT.isVector() && DstVT.getSizeInBits()==64)) &&
8417          "Unexpected custom BIT_CONVERT");
8418   // i64 <=> MMX conversions are Legal.
8419   if (SrcVT==MVT::i64 && DstVT.isVector())
8420     return Op;
8421   if (DstVT==MVT::i64 && SrcVT.isVector())
8422     return Op;
8423   // MMX <=> MMX conversions are Legal.
8424   if (SrcVT.isVector() && DstVT.isVector())
8425     return Op;
8426   // All other conversions need to be expanded.
8427   return SDValue();
8428 }
8429 SDValue X86TargetLowering::LowerLOAD_SUB(SDValue Op, SelectionDAG &DAG) const {
8430   SDNode *Node = Op.getNode();
8431   DebugLoc dl = Node->getDebugLoc();
8432   EVT T = Node->getValueType(0);
8433   SDValue negOp = DAG.getNode(ISD::SUB, dl, T,
8434                               DAG.getConstant(0, T), Node->getOperand(2));
8435   return DAG.getAtomic(ISD::ATOMIC_LOAD_ADD, dl,
8436                        cast<AtomicSDNode>(Node)->getMemoryVT(),
8437                        Node->getOperand(0),
8438                        Node->getOperand(1), negOp,
8439                        cast<AtomicSDNode>(Node)->getSrcValue(),
8440                        cast<AtomicSDNode>(Node)->getAlignment());
8441 }
8442
8443 /// LowerOperation - Provide custom lowering hooks for some operations.
8444 ///
8445 SDValue X86TargetLowering::LowerOperation(SDValue Op, SelectionDAG &DAG) const {
8446   switch (Op.getOpcode()) {
8447   default: llvm_unreachable("Should not custom lower this!");
8448   case ISD::MEMBARRIER:         return LowerMEMBARRIER(Op,DAG);
8449   case ISD::ATOMIC_CMP_SWAP:    return LowerCMP_SWAP(Op,DAG);
8450   case ISD::ATOMIC_LOAD_SUB:    return LowerLOAD_SUB(Op,DAG);
8451   case ISD::BUILD_VECTOR:       return LowerBUILD_VECTOR(Op, DAG);
8452   case ISD::CONCAT_VECTORS:     return LowerCONCAT_VECTORS(Op, DAG);
8453   case ISD::VECTOR_SHUFFLE:     return LowerVECTOR_SHUFFLE(Op, DAG);
8454   case ISD::EXTRACT_VECTOR_ELT: return LowerEXTRACT_VECTOR_ELT(Op, DAG);
8455   case ISD::INSERT_VECTOR_ELT:  return LowerINSERT_VECTOR_ELT(Op, DAG);
8456   case ISD::SCALAR_TO_VECTOR:   return LowerSCALAR_TO_VECTOR(Op, DAG);
8457   case ISD::ConstantPool:       return LowerConstantPool(Op, DAG);
8458   case ISD::GlobalAddress:      return LowerGlobalAddress(Op, DAG);
8459   case ISD::GlobalTLSAddress:   return LowerGlobalTLSAddress(Op, DAG);
8460   case ISD::ExternalSymbol:     return LowerExternalSymbol(Op, DAG);
8461   case ISD::BlockAddress:       return LowerBlockAddress(Op, DAG);
8462   case ISD::SHL_PARTS:
8463   case ISD::SRA_PARTS:
8464   case ISD::SRL_PARTS:          return LowerShift(Op, DAG);
8465   case ISD::SINT_TO_FP:         return LowerSINT_TO_FP(Op, DAG);
8466   case ISD::UINT_TO_FP:         return LowerUINT_TO_FP(Op, DAG);
8467   case ISD::FP_TO_SINT:         return LowerFP_TO_SINT(Op, DAG);
8468   case ISD::FP_TO_UINT:         return LowerFP_TO_UINT(Op, DAG);
8469   case ISD::FABS:               return LowerFABS(Op, DAG);
8470   case ISD::FNEG:               return LowerFNEG(Op, DAG);
8471   case ISD::FCOPYSIGN:          return LowerFCOPYSIGN(Op, DAG);
8472   case ISD::SETCC:              return LowerSETCC(Op, DAG);
8473   case ISD::VSETCC:             return LowerVSETCC(Op, DAG);
8474   case ISD::SELECT:             return LowerSELECT(Op, DAG);
8475   case ISD::BRCOND:             return LowerBRCOND(Op, DAG);
8476   case ISD::JumpTable:          return LowerJumpTable(Op, DAG);
8477   case ISD::VASTART:            return LowerVASTART(Op, DAG);
8478   case ISD::VAARG:              return LowerVAARG(Op, DAG);
8479   case ISD::VACOPY:             return LowerVACOPY(Op, DAG);
8480   case ISD::INTRINSIC_WO_CHAIN: return LowerINTRINSIC_WO_CHAIN(Op, DAG);
8481   case ISD::RETURNADDR:         return LowerRETURNADDR(Op, DAG);
8482   case ISD::FRAMEADDR:          return LowerFRAMEADDR(Op, DAG);
8483   case ISD::FRAME_TO_ARGS_OFFSET:
8484                                 return LowerFRAME_TO_ARGS_OFFSET(Op, DAG);
8485   case ISD::DYNAMIC_STACKALLOC: return LowerDYNAMIC_STACKALLOC(Op, DAG);
8486   case ISD::EH_RETURN:          return LowerEH_RETURN(Op, DAG);
8487   case ISD::TRAMPOLINE:         return LowerTRAMPOLINE(Op, DAG);
8488   case ISD::FLT_ROUNDS_:        return LowerFLT_ROUNDS_(Op, DAG);
8489   case ISD::CTLZ:               return LowerCTLZ(Op, DAG);
8490   case ISD::CTTZ:               return LowerCTTZ(Op, DAG);
8491   case ISD::MUL:                return LowerMUL_V2I64(Op, DAG);
8492   case ISD::SHL:                return LowerSHL(Op, DAG);
8493   case ISD::SADDO:
8494   case ISD::UADDO:
8495   case ISD::SSUBO:
8496   case ISD::USUBO:
8497   case ISD::SMULO:
8498   case ISD::UMULO:              return LowerXALUO(Op, DAG);
8499   case ISD::READCYCLECOUNTER:   return LowerREADCYCLECOUNTER(Op, DAG);
8500   case ISD::BIT_CONVERT:        return LowerBIT_CONVERT(Op, DAG);
8501   }
8502 }
8503
8504 void X86TargetLowering::
8505 ReplaceATOMIC_BINARY_64(SDNode *Node, SmallVectorImpl<SDValue>&Results,
8506                         SelectionDAG &DAG, unsigned NewOp) const {
8507   EVT T = Node->getValueType(0);
8508   DebugLoc dl = Node->getDebugLoc();
8509   assert (T == MVT::i64 && "Only know how to expand i64 atomics");
8510
8511   SDValue Chain = Node->getOperand(0);
8512   SDValue In1 = Node->getOperand(1);
8513   SDValue In2L = DAG.getNode(ISD::EXTRACT_ELEMENT, dl, MVT::i32,
8514                              Node->getOperand(2), DAG.getIntPtrConstant(0));
8515   SDValue In2H = DAG.getNode(ISD::EXTRACT_ELEMENT, dl, MVT::i32,
8516                              Node->getOperand(2), DAG.getIntPtrConstant(1));
8517   SDValue Ops[] = { Chain, In1, In2L, In2H };
8518   SDVTList Tys = DAG.getVTList(MVT::i32, MVT::i32, MVT::Other);
8519   SDValue Result =
8520     DAG.getMemIntrinsicNode(NewOp, dl, Tys, Ops, 4, MVT::i64,
8521                             cast<MemSDNode>(Node)->getMemOperand());
8522   SDValue OpsF[] = { Result.getValue(0), Result.getValue(1)};
8523   Results.push_back(DAG.getNode(ISD::BUILD_PAIR, dl, MVT::i64, OpsF, 2));
8524   Results.push_back(Result.getValue(2));
8525 }
8526
8527 /// ReplaceNodeResults - Replace a node with an illegal result type
8528 /// with a new node built out of custom code.
8529 void X86TargetLowering::ReplaceNodeResults(SDNode *N,
8530                                            SmallVectorImpl<SDValue>&Results,
8531                                            SelectionDAG &DAG) const {
8532   DebugLoc dl = N->getDebugLoc();
8533   switch (N->getOpcode()) {
8534   default:
8535     assert(false && "Do not know how to custom type legalize this operation!");
8536     return;
8537   case ISD::FP_TO_SINT: {
8538     std::pair<SDValue,SDValue> Vals =
8539         FP_TO_INTHelper(SDValue(N, 0), DAG, true);
8540     SDValue FIST = Vals.first, StackSlot = Vals.second;
8541     if (FIST.getNode() != 0) {
8542       EVT VT = N->getValueType(0);
8543       // Return a load from the stack slot.
8544       Results.push_back(DAG.getLoad(VT, dl, FIST, StackSlot, NULL, 0,
8545                                     false, false, 0));
8546     }
8547     return;
8548   }
8549   case ISD::READCYCLECOUNTER: {
8550     SDVTList Tys = DAG.getVTList(MVT::Other, MVT::Flag);
8551     SDValue TheChain = N->getOperand(0);
8552     SDValue rd = DAG.getNode(X86ISD::RDTSC_DAG, dl, Tys, &TheChain, 1);
8553     SDValue eax = DAG.getCopyFromReg(rd, dl, X86::EAX, MVT::i32,
8554                                      rd.getValue(1));
8555     SDValue edx = DAG.getCopyFromReg(eax.getValue(1), dl, X86::EDX, MVT::i32,
8556                                      eax.getValue(2));
8557     // Use a buildpair to merge the two 32-bit values into a 64-bit one.
8558     SDValue Ops[] = { eax, edx };
8559     Results.push_back(DAG.getNode(ISD::BUILD_PAIR, dl, MVT::i64, Ops, 2));
8560     Results.push_back(edx.getValue(1));
8561     return;
8562   }
8563   case ISD::ATOMIC_CMP_SWAP: {
8564     EVT T = N->getValueType(0);
8565     assert (T == MVT::i64 && "Only know how to expand i64 Cmp and Swap");
8566     SDValue cpInL, cpInH;
8567     cpInL = DAG.getNode(ISD::EXTRACT_ELEMENT, dl, MVT::i32, N->getOperand(2),
8568                         DAG.getConstant(0, MVT::i32));
8569     cpInH = DAG.getNode(ISD::EXTRACT_ELEMENT, dl, MVT::i32, N->getOperand(2),
8570                         DAG.getConstant(1, MVT::i32));
8571     cpInL = DAG.getCopyToReg(N->getOperand(0), dl, X86::EAX, cpInL, SDValue());
8572     cpInH = DAG.getCopyToReg(cpInL.getValue(0), dl, X86::EDX, cpInH,
8573                              cpInL.getValue(1));
8574     SDValue swapInL, swapInH;
8575     swapInL = DAG.getNode(ISD::EXTRACT_ELEMENT, dl, MVT::i32, N->getOperand(3),
8576                           DAG.getConstant(0, MVT::i32));
8577     swapInH = DAG.getNode(ISD::EXTRACT_ELEMENT, dl, MVT::i32, N->getOperand(3),
8578                           DAG.getConstant(1, MVT::i32));
8579     swapInL = DAG.getCopyToReg(cpInH.getValue(0), dl, X86::EBX, swapInL,
8580                                cpInH.getValue(1));
8581     swapInH = DAG.getCopyToReg(swapInL.getValue(0), dl, X86::ECX, swapInH,
8582                                swapInL.getValue(1));
8583     SDValue Ops[] = { swapInH.getValue(0),
8584                       N->getOperand(1),
8585                       swapInH.getValue(1) };
8586     SDVTList Tys = DAG.getVTList(MVT::Other, MVT::Flag);
8587     SDValue Result = DAG.getNode(X86ISD::LCMPXCHG8_DAG, dl, Tys, Ops, 3);
8588     SDValue cpOutL = DAG.getCopyFromReg(Result.getValue(0), dl, X86::EAX,
8589                                         MVT::i32, Result.getValue(1));
8590     SDValue cpOutH = DAG.getCopyFromReg(cpOutL.getValue(1), dl, X86::EDX,
8591                                         MVT::i32, cpOutL.getValue(2));
8592     SDValue OpsF[] = { cpOutL.getValue(0), cpOutH.getValue(0)};
8593     Results.push_back(DAG.getNode(ISD::BUILD_PAIR, dl, MVT::i64, OpsF, 2));
8594     Results.push_back(cpOutH.getValue(1));
8595     return;
8596   }
8597   case ISD::ATOMIC_LOAD_ADD:
8598     ReplaceATOMIC_BINARY_64(N, Results, DAG, X86ISD::ATOMADD64_DAG);
8599     return;
8600   case ISD::ATOMIC_LOAD_AND:
8601     ReplaceATOMIC_BINARY_64(N, Results, DAG, X86ISD::ATOMAND64_DAG);
8602     return;
8603   case ISD::ATOMIC_LOAD_NAND:
8604     ReplaceATOMIC_BINARY_64(N, Results, DAG, X86ISD::ATOMNAND64_DAG);
8605     return;
8606   case ISD::ATOMIC_LOAD_OR:
8607     ReplaceATOMIC_BINARY_64(N, Results, DAG, X86ISD::ATOMOR64_DAG);
8608     return;
8609   case ISD::ATOMIC_LOAD_SUB:
8610     ReplaceATOMIC_BINARY_64(N, Results, DAG, X86ISD::ATOMSUB64_DAG);
8611     return;
8612   case ISD::ATOMIC_LOAD_XOR:
8613     ReplaceATOMIC_BINARY_64(N, Results, DAG, X86ISD::ATOMXOR64_DAG);
8614     return;
8615   case ISD::ATOMIC_SWAP:
8616     ReplaceATOMIC_BINARY_64(N, Results, DAG, X86ISD::ATOMSWAP64_DAG);
8617     return;
8618   }
8619 }
8620
8621 const char *X86TargetLowering::getTargetNodeName(unsigned Opcode) const {
8622   switch (Opcode) {
8623   default: return NULL;
8624   case X86ISD::BSF:                return "X86ISD::BSF";
8625   case X86ISD::BSR:                return "X86ISD::BSR";
8626   case X86ISD::SHLD:               return "X86ISD::SHLD";
8627   case X86ISD::SHRD:               return "X86ISD::SHRD";
8628   case X86ISD::FAND:               return "X86ISD::FAND";
8629   case X86ISD::FOR:                return "X86ISD::FOR";
8630   case X86ISD::FXOR:               return "X86ISD::FXOR";
8631   case X86ISD::FSRL:               return "X86ISD::FSRL";
8632   case X86ISD::FILD:               return "X86ISD::FILD";
8633   case X86ISD::FILD_FLAG:          return "X86ISD::FILD_FLAG";
8634   case X86ISD::FP_TO_INT16_IN_MEM: return "X86ISD::FP_TO_INT16_IN_MEM";
8635   case X86ISD::FP_TO_INT32_IN_MEM: return "X86ISD::FP_TO_INT32_IN_MEM";
8636   case X86ISD::FP_TO_INT64_IN_MEM: return "X86ISD::FP_TO_INT64_IN_MEM";
8637   case X86ISD::FLD:                return "X86ISD::FLD";
8638   case X86ISD::FST:                return "X86ISD::FST";
8639   case X86ISD::CALL:               return "X86ISD::CALL";
8640   case X86ISD::RDTSC_DAG:          return "X86ISD::RDTSC_DAG";
8641   case X86ISD::BT:                 return "X86ISD::BT";
8642   case X86ISD::CMP:                return "X86ISD::CMP";
8643   case X86ISD::COMI:               return "X86ISD::COMI";
8644   case X86ISD::UCOMI:              return "X86ISD::UCOMI";
8645   case X86ISD::SETCC:              return "X86ISD::SETCC";
8646   case X86ISD::SETCC_CARRY:        return "X86ISD::SETCC_CARRY";
8647   case X86ISD::CMOV:               return "X86ISD::CMOV";
8648   case X86ISD::BRCOND:             return "X86ISD::BRCOND";
8649   case X86ISD::RET_FLAG:           return "X86ISD::RET_FLAG";
8650   case X86ISD::REP_STOS:           return "X86ISD::REP_STOS";
8651   case X86ISD::REP_MOVS:           return "X86ISD::REP_MOVS";
8652   case X86ISD::GlobalBaseReg:      return "X86ISD::GlobalBaseReg";
8653   case X86ISD::Wrapper:            return "X86ISD::Wrapper";
8654   case X86ISD::WrapperRIP:         return "X86ISD::WrapperRIP";
8655   case X86ISD::PEXTRB:             return "X86ISD::PEXTRB";
8656   case X86ISD::PEXTRW:             return "X86ISD::PEXTRW";
8657   case X86ISD::INSERTPS:           return "X86ISD::INSERTPS";
8658   case X86ISD::PINSRB:             return "X86ISD::PINSRB";
8659   case X86ISD::PINSRW:             return "X86ISD::PINSRW";
8660   case X86ISD::MMX_PINSRW:         return "X86ISD::MMX_PINSRW";
8661   case X86ISD::PSHUFB:             return "X86ISD::PSHUFB";
8662   case X86ISD::FMAX:               return "X86ISD::FMAX";
8663   case X86ISD::FMIN:               return "X86ISD::FMIN";
8664   case X86ISD::FRSQRT:             return "X86ISD::FRSQRT";
8665   case X86ISD::FRCP:               return "X86ISD::FRCP";
8666   case X86ISD::TLSADDR:            return "X86ISD::TLSADDR";
8667   case X86ISD::TLSCALL:            return "X86ISD::TLSCALL";
8668   case X86ISD::SegmentBaseAddress: return "X86ISD::SegmentBaseAddress";
8669   case X86ISD::EH_RETURN:          return "X86ISD::EH_RETURN";
8670   case X86ISD::TC_RETURN:          return "X86ISD::TC_RETURN";
8671   case X86ISD::FNSTCW16m:          return "X86ISD::FNSTCW16m";
8672   case X86ISD::LCMPXCHG_DAG:       return "X86ISD::LCMPXCHG_DAG";
8673   case X86ISD::LCMPXCHG8_DAG:      return "X86ISD::LCMPXCHG8_DAG";
8674   case X86ISD::ATOMADD64_DAG:      return "X86ISD::ATOMADD64_DAG";
8675   case X86ISD::ATOMSUB64_DAG:      return "X86ISD::ATOMSUB64_DAG";
8676   case X86ISD::ATOMOR64_DAG:       return "X86ISD::ATOMOR64_DAG";
8677   case X86ISD::ATOMXOR64_DAG:      return "X86ISD::ATOMXOR64_DAG";
8678   case X86ISD::ATOMAND64_DAG:      return "X86ISD::ATOMAND64_DAG";
8679   case X86ISD::ATOMNAND64_DAG:     return "X86ISD::ATOMNAND64_DAG";
8680   case X86ISD::VZEXT_MOVL:         return "X86ISD::VZEXT_MOVL";
8681   case X86ISD::VZEXT_LOAD:         return "X86ISD::VZEXT_LOAD";
8682   case X86ISD::VSHL:               return "X86ISD::VSHL";
8683   case X86ISD::VSRL:               return "X86ISD::VSRL";
8684   case X86ISD::CMPPD:              return "X86ISD::CMPPD";
8685   case X86ISD::CMPPS:              return "X86ISD::CMPPS";
8686   case X86ISD::PCMPEQB:            return "X86ISD::PCMPEQB";
8687   case X86ISD::PCMPEQW:            return "X86ISD::PCMPEQW";
8688   case X86ISD::PCMPEQD:            return "X86ISD::PCMPEQD";
8689   case X86ISD::PCMPEQQ:            return "X86ISD::PCMPEQQ";
8690   case X86ISD::PCMPGTB:            return "X86ISD::PCMPGTB";
8691   case X86ISD::PCMPGTW:            return "X86ISD::PCMPGTW";
8692   case X86ISD::PCMPGTD:            return "X86ISD::PCMPGTD";
8693   case X86ISD::PCMPGTQ:            return "X86ISD::PCMPGTQ";
8694   case X86ISD::ADD:                return "X86ISD::ADD";
8695   case X86ISD::SUB:                return "X86ISD::SUB";
8696   case X86ISD::SMUL:               return "X86ISD::SMUL";
8697   case X86ISD::UMUL:               return "X86ISD::UMUL";
8698   case X86ISD::INC:                return "X86ISD::INC";
8699   case X86ISD::DEC:                return "X86ISD::DEC";
8700   case X86ISD::OR:                 return "X86ISD::OR";
8701   case X86ISD::XOR:                return "X86ISD::XOR";
8702   case X86ISD::AND:                return "X86ISD::AND";
8703   case X86ISD::MUL_IMM:            return "X86ISD::MUL_IMM";
8704   case X86ISD::PTEST:              return "X86ISD::PTEST";
8705   case X86ISD::TESTP:              return "X86ISD::TESTP";
8706   case X86ISD::PALIGN:             return "X86ISD::PALIGN";
8707   case X86ISD::PSHUFD:             return "X86ISD::PSHUFD";
8708   case X86ISD::PSHUFHW:            return "X86ISD::PSHUFHW";
8709   case X86ISD::PSHUFHW_LD:         return "X86ISD::PSHUFHW_LD";
8710   case X86ISD::PSHUFLW:            return "X86ISD::PSHUFLW";
8711   case X86ISD::PSHUFLW_LD:         return "X86ISD::PSHUFLW_LD";
8712   case X86ISD::SHUFPS:             return "X86ISD::SHUFPS";
8713   case X86ISD::SHUFPD:             return "X86ISD::SHUFPD";
8714   case X86ISD::MOVLHPS:            return "X86ISD::MOVLHPS";
8715   case X86ISD::MOVLHPD:            return "X86ISD::MOVLHPD";
8716   case X86ISD::MOVHLPS:            return "X86ISD::MOVHLPS";
8717   case X86ISD::MOVHLPD:            return "X86ISD::MOVHLPD";
8718   case X86ISD::MOVLPS:             return "X86ISD::MOVLPS";
8719   case X86ISD::MOVLPD:             return "X86ISD::MOVLPD";
8720   case X86ISD::MOVDDUP:            return "X86ISD::MOVDDUP";
8721   case X86ISD::MOVSHDUP:           return "X86ISD::MOVSHDUP";
8722   case X86ISD::MOVSLDUP:           return "X86ISD::MOVSLDUP";
8723   case X86ISD::MOVSHDUP_LD:        return "X86ISD::MOVSHDUP_LD";
8724   case X86ISD::MOVSLDUP_LD:        return "X86ISD::MOVSLDUP_LD";
8725   case X86ISD::MOVSD:              return "X86ISD::MOVSD";
8726   case X86ISD::MOVSS:              return "X86ISD::MOVSS";
8727   case X86ISD::UNPCKLPS:           return "X86ISD::UNPCKLPS";
8728   case X86ISD::UNPCKLPD:           return "X86ISD::UNPCKLPD";
8729   case X86ISD::UNPCKHPS:           return "X86ISD::UNPCKHPS";
8730   case X86ISD::UNPCKHPD:           return "X86ISD::UNPCKHPD";
8731   case X86ISD::PUNPCKLBW:          return "X86ISD::PUNPCKLBW";
8732   case X86ISD::PUNPCKLWD:          return "X86ISD::PUNPCKLWD";
8733   case X86ISD::PUNPCKLDQ:          return "X86ISD::PUNPCKLDQ";
8734   case X86ISD::PUNPCKLQDQ:         return "X86ISD::PUNPCKLQDQ";
8735   case X86ISD::PUNPCKHBW:          return "X86ISD::PUNPCKHBW";
8736   case X86ISD::PUNPCKHWD:          return "X86ISD::PUNPCKHWD";
8737   case X86ISD::PUNPCKHDQ:          return "X86ISD::PUNPCKHDQ";
8738   case X86ISD::PUNPCKHQDQ:         return "X86ISD::PUNPCKHQDQ";
8739   case X86ISD::VASTART_SAVE_XMM_REGS: return "X86ISD::VASTART_SAVE_XMM_REGS";
8740   case X86ISD::MINGW_ALLOCA:       return "X86ISD::MINGW_ALLOCA";
8741   }
8742 }
8743
8744 // isLegalAddressingMode - Return true if the addressing mode represented
8745 // by AM is legal for this target, for a load/store of the specified type.
8746 bool X86TargetLowering::isLegalAddressingMode(const AddrMode &AM,
8747                                               const Type *Ty) const {
8748   // X86 supports extremely general addressing modes.
8749   CodeModel::Model M = getTargetMachine().getCodeModel();
8750   Reloc::Model R = getTargetMachine().getRelocationModel();
8751
8752   // X86 allows a sign-extended 32-bit immediate field as a displacement.
8753   if (!X86::isOffsetSuitableForCodeModel(AM.BaseOffs, M, AM.BaseGV != NULL))
8754     return false;
8755
8756   if (AM.BaseGV) {
8757     unsigned GVFlags =
8758       Subtarget->ClassifyGlobalReference(AM.BaseGV, getTargetMachine());
8759
8760     // If a reference to this global requires an extra load, we can't fold it.
8761     if (isGlobalStubReference(GVFlags))
8762       return false;
8763
8764     // If BaseGV requires a register for the PIC base, we cannot also have a
8765     // BaseReg specified.
8766     if (AM.HasBaseReg && isGlobalRelativeToPICBase(GVFlags))
8767       return false;
8768
8769     // If lower 4G is not available, then we must use rip-relative addressing.
8770     if ((M != CodeModel::Small || R != Reloc::Static) &&
8771         Subtarget->is64Bit() && (AM.BaseOffs || AM.Scale > 1))
8772       return false;
8773   }
8774
8775   switch (AM.Scale) {
8776   case 0:
8777   case 1:
8778   case 2:
8779   case 4:
8780   case 8:
8781     // These scales always work.
8782     break;
8783   case 3:
8784   case 5:
8785   case 9:
8786     // These scales are formed with basereg+scalereg.  Only accept if there is
8787     // no basereg yet.
8788     if (AM.HasBaseReg)
8789       return false;
8790     break;
8791   default:  // Other stuff never works.
8792     return false;
8793   }
8794
8795   return true;
8796 }
8797
8798
8799 bool X86TargetLowering::isTruncateFree(const Type *Ty1, const Type *Ty2) const {
8800   if (!Ty1->isIntegerTy() || !Ty2->isIntegerTy())
8801     return false;
8802   unsigned NumBits1 = Ty1->getPrimitiveSizeInBits();
8803   unsigned NumBits2 = Ty2->getPrimitiveSizeInBits();
8804   if (NumBits1 <= NumBits2)
8805     return false;
8806   return true;
8807 }
8808
8809 bool X86TargetLowering::isTruncateFree(EVT VT1, EVT VT2) const {
8810   if (!VT1.isInteger() || !VT2.isInteger())
8811     return false;
8812   unsigned NumBits1 = VT1.getSizeInBits();
8813   unsigned NumBits2 = VT2.getSizeInBits();
8814   if (NumBits1 <= NumBits2)
8815     return false;
8816   return true;
8817 }
8818
8819 bool X86TargetLowering::isZExtFree(const Type *Ty1, const Type *Ty2) const {
8820   // x86-64 implicitly zero-extends 32-bit results in 64-bit registers.
8821   return Ty1->isIntegerTy(32) && Ty2->isIntegerTy(64) && Subtarget->is64Bit();
8822 }
8823
8824 bool X86TargetLowering::isZExtFree(EVT VT1, EVT VT2) const {
8825   // x86-64 implicitly zero-extends 32-bit results in 64-bit registers.
8826   return VT1 == MVT::i32 && VT2 == MVT::i64 && Subtarget->is64Bit();
8827 }
8828
8829 bool X86TargetLowering::isNarrowingProfitable(EVT VT1, EVT VT2) const {
8830   // i16 instructions are longer (0x66 prefix) and potentially slower.
8831   return !(VT1 == MVT::i32 && VT2 == MVT::i16);
8832 }
8833
8834 /// isShuffleMaskLegal - Targets can use this to indicate that they only
8835 /// support *some* VECTOR_SHUFFLE operations, those with specific masks.
8836 /// By default, if a target supports the VECTOR_SHUFFLE node, all mask values
8837 /// are assumed to be legal.
8838 bool
8839 X86TargetLowering::isShuffleMaskLegal(const SmallVectorImpl<int> &M,
8840                                       EVT VT) const {
8841   // Very little shuffling can be done for 64-bit vectors right now.
8842   if (VT.getSizeInBits() == 64)
8843     return isPALIGNRMask(M, VT, Subtarget->hasSSSE3());
8844
8845   // FIXME: pshufb, blends, shifts.
8846   return (VT.getVectorNumElements() == 2 ||
8847           ShuffleVectorSDNode::isSplatMask(&M[0], VT) ||
8848           isMOVLMask(M, VT) ||
8849           isSHUFPMask(M, VT) ||
8850           isPSHUFDMask(M, VT) ||
8851           isPSHUFHWMask(M, VT) ||
8852           isPSHUFLWMask(M, VT) ||
8853           isPALIGNRMask(M, VT, Subtarget->hasSSSE3()) ||
8854           isUNPCKLMask(M, VT) ||
8855           isUNPCKHMask(M, VT) ||
8856           isUNPCKL_v_undef_Mask(M, VT) ||
8857           isUNPCKH_v_undef_Mask(M, VT));
8858 }
8859
8860 bool
8861 X86TargetLowering::isVectorClearMaskLegal(const SmallVectorImpl<int> &Mask,
8862                                           EVT VT) const {
8863   unsigned NumElts = VT.getVectorNumElements();
8864   // FIXME: This collection of masks seems suspect.
8865   if (NumElts == 2)
8866     return true;
8867   if (NumElts == 4 && VT.getSizeInBits() == 128) {
8868     return (isMOVLMask(Mask, VT)  ||
8869             isCommutedMOVLMask(Mask, VT, true) ||
8870             isSHUFPMask(Mask, VT) ||
8871             isCommutedSHUFPMask(Mask, VT));
8872   }
8873   return false;
8874 }
8875
8876 //===----------------------------------------------------------------------===//
8877 //                           X86 Scheduler Hooks
8878 //===----------------------------------------------------------------------===//
8879
8880 // private utility function
8881 MachineBasicBlock *
8882 X86TargetLowering::EmitAtomicBitwiseWithCustomInserter(MachineInstr *bInstr,
8883                                                        MachineBasicBlock *MBB,
8884                                                        unsigned regOpc,
8885                                                        unsigned immOpc,
8886                                                        unsigned LoadOpc,
8887                                                        unsigned CXchgOpc,
8888                                                        unsigned notOpc,
8889                                                        unsigned EAXreg,
8890                                                        TargetRegisterClass *RC,
8891                                                        bool invSrc) const {
8892   // For the atomic bitwise operator, we generate
8893   //   thisMBB:
8894   //   newMBB:
8895   //     ld  t1 = [bitinstr.addr]
8896   //     op  t2 = t1, [bitinstr.val]
8897   //     mov EAX = t1
8898   //     lcs dest = [bitinstr.addr], t2  [EAX is implicit]
8899   //     bz  newMBB
8900   //     fallthrough -->nextMBB
8901   const TargetInstrInfo *TII = getTargetMachine().getInstrInfo();
8902   const BasicBlock *LLVM_BB = MBB->getBasicBlock();
8903   MachineFunction::iterator MBBIter = MBB;
8904   ++MBBIter;
8905
8906   /// First build the CFG
8907   MachineFunction *F = MBB->getParent();
8908   MachineBasicBlock *thisMBB = MBB;
8909   MachineBasicBlock *newMBB = F->CreateMachineBasicBlock(LLVM_BB);
8910   MachineBasicBlock *nextMBB = F->CreateMachineBasicBlock(LLVM_BB);
8911   F->insert(MBBIter, newMBB);
8912   F->insert(MBBIter, nextMBB);
8913
8914   // Transfer the remainder of thisMBB and its successor edges to nextMBB.
8915   nextMBB->splice(nextMBB->begin(), thisMBB,
8916                   llvm::next(MachineBasicBlock::iterator(bInstr)),
8917                   thisMBB->end());
8918   nextMBB->transferSuccessorsAndUpdatePHIs(thisMBB);
8919
8920   // Update thisMBB to fall through to newMBB
8921   thisMBB->addSuccessor(newMBB);
8922
8923   // newMBB jumps to itself and fall through to nextMBB
8924   newMBB->addSuccessor(nextMBB);
8925   newMBB->addSuccessor(newMBB);
8926
8927   // Insert instructions into newMBB based on incoming instruction
8928   assert(bInstr->getNumOperands() < X86::AddrNumOperands + 4 &&
8929          "unexpected number of operands");
8930   DebugLoc dl = bInstr->getDebugLoc();
8931   MachineOperand& destOper = bInstr->getOperand(0);
8932   MachineOperand* argOpers[2 + X86::AddrNumOperands];
8933   int numArgs = bInstr->getNumOperands() - 1;
8934   for (int i=0; i < numArgs; ++i)
8935     argOpers[i] = &bInstr->getOperand(i+1);
8936
8937   // x86 address has 4 operands: base, index, scale, and displacement
8938   int lastAddrIndx = X86::AddrNumOperands - 1; // [0,3]
8939   int valArgIndx = lastAddrIndx + 1;
8940
8941   unsigned t1 = F->getRegInfo().createVirtualRegister(RC);
8942   MachineInstrBuilder MIB = BuildMI(newMBB, dl, TII->get(LoadOpc), t1);
8943   for (int i=0; i <= lastAddrIndx; ++i)
8944     (*MIB).addOperand(*argOpers[i]);
8945
8946   unsigned tt = F->getRegInfo().createVirtualRegister(RC);
8947   if (invSrc) {
8948     MIB = BuildMI(newMBB, dl, TII->get(notOpc), tt).addReg(t1);
8949   }
8950   else
8951     tt = t1;
8952
8953   unsigned t2 = F->getRegInfo().createVirtualRegister(RC);
8954   assert((argOpers[valArgIndx]->isReg() ||
8955           argOpers[valArgIndx]->isImm()) &&
8956          "invalid operand");
8957   if (argOpers[valArgIndx]->isReg())
8958     MIB = BuildMI(newMBB, dl, TII->get(regOpc), t2);
8959   else
8960     MIB = BuildMI(newMBB, dl, TII->get(immOpc), t2);
8961   MIB.addReg(tt);
8962   (*MIB).addOperand(*argOpers[valArgIndx]);
8963
8964   MIB = BuildMI(newMBB, dl, TII->get(TargetOpcode::COPY), EAXreg);
8965   MIB.addReg(t1);
8966
8967   MIB = BuildMI(newMBB, dl, TII->get(CXchgOpc));
8968   for (int i=0; i <= lastAddrIndx; ++i)
8969     (*MIB).addOperand(*argOpers[i]);
8970   MIB.addReg(t2);
8971   assert(bInstr->hasOneMemOperand() && "Unexpected number of memoperand");
8972   (*MIB).setMemRefs(bInstr->memoperands_begin(),
8973                     bInstr->memoperands_end());
8974
8975   MIB = BuildMI(newMBB, dl, TII->get(TargetOpcode::COPY), destOper.getReg());
8976   MIB.addReg(EAXreg);
8977
8978   // insert branch
8979   BuildMI(newMBB, dl, TII->get(X86::JNE_4)).addMBB(newMBB);
8980
8981   bInstr->eraseFromParent();   // The pseudo instruction is gone now.
8982   return nextMBB;
8983 }
8984
8985 // private utility function:  64 bit atomics on 32 bit host.
8986 MachineBasicBlock *
8987 X86TargetLowering::EmitAtomicBit6432WithCustomInserter(MachineInstr *bInstr,
8988                                                        MachineBasicBlock *MBB,
8989                                                        unsigned regOpcL,
8990                                                        unsigned regOpcH,
8991                                                        unsigned immOpcL,
8992                                                        unsigned immOpcH,
8993                                                        bool invSrc) const {
8994   // For the atomic bitwise operator, we generate
8995   //   thisMBB (instructions are in pairs, except cmpxchg8b)
8996   //     ld t1,t2 = [bitinstr.addr]
8997   //   newMBB:
8998   //     out1, out2 = phi (thisMBB, t1/t2) (newMBB, t3/t4)
8999   //     op  t5, t6 <- out1, out2, [bitinstr.val]
9000   //      (for SWAP, substitute:  mov t5, t6 <- [bitinstr.val])
9001   //     mov ECX, EBX <- t5, t6
9002   //     mov EAX, EDX <- t1, t2
9003   //     cmpxchg8b [bitinstr.addr]  [EAX, EDX, EBX, ECX implicit]
9004   //     mov t3, t4 <- EAX, EDX
9005   //     bz  newMBB
9006   //     result in out1, out2
9007   //     fallthrough -->nextMBB
9008
9009   const TargetRegisterClass *RC = X86::GR32RegisterClass;
9010   const unsigned LoadOpc = X86::MOV32rm;
9011   const unsigned NotOpc = X86::NOT32r;
9012   const TargetInstrInfo *TII = getTargetMachine().getInstrInfo();
9013   const BasicBlock *LLVM_BB = MBB->getBasicBlock();
9014   MachineFunction::iterator MBBIter = MBB;
9015   ++MBBIter;
9016
9017   /// First build the CFG
9018   MachineFunction *F = MBB->getParent();
9019   MachineBasicBlock *thisMBB = MBB;
9020   MachineBasicBlock *newMBB = F->CreateMachineBasicBlock(LLVM_BB);
9021   MachineBasicBlock *nextMBB = F->CreateMachineBasicBlock(LLVM_BB);
9022   F->insert(MBBIter, newMBB);
9023   F->insert(MBBIter, nextMBB);
9024
9025   // Transfer the remainder of thisMBB and its successor edges to nextMBB.
9026   nextMBB->splice(nextMBB->begin(), thisMBB,
9027                   llvm::next(MachineBasicBlock::iterator(bInstr)),
9028                   thisMBB->end());
9029   nextMBB->transferSuccessorsAndUpdatePHIs(thisMBB);
9030
9031   // Update thisMBB to fall through to newMBB
9032   thisMBB->addSuccessor(newMBB);
9033
9034   // newMBB jumps to itself and fall through to nextMBB
9035   newMBB->addSuccessor(nextMBB);
9036   newMBB->addSuccessor(newMBB);
9037
9038   DebugLoc dl = bInstr->getDebugLoc();
9039   // Insert instructions into newMBB based on incoming instruction
9040   // There are 8 "real" operands plus 9 implicit def/uses, ignored here.
9041   assert(bInstr->getNumOperands() < X86::AddrNumOperands + 14 &&
9042          "unexpected number of operands");
9043   MachineOperand& dest1Oper = bInstr->getOperand(0);
9044   MachineOperand& dest2Oper = bInstr->getOperand(1);
9045   MachineOperand* argOpers[2 + X86::AddrNumOperands];
9046   for (int i=0; i < 2 + X86::AddrNumOperands; ++i) {
9047     argOpers[i] = &bInstr->getOperand(i+2);
9048
9049     // We use some of the operands multiple times, so conservatively just
9050     // clear any kill flags that might be present.
9051     if (argOpers[i]->isReg() && argOpers[i]->isUse())
9052       argOpers[i]->setIsKill(false);
9053   }
9054
9055   // x86 address has 5 operands: base, index, scale, displacement, and segment.
9056   int lastAddrIndx = X86::AddrNumOperands - 1; // [0,3]
9057
9058   unsigned t1 = F->getRegInfo().createVirtualRegister(RC);
9059   MachineInstrBuilder MIB = BuildMI(thisMBB, dl, TII->get(LoadOpc), t1);
9060   for (int i=0; i <= lastAddrIndx; ++i)
9061     (*MIB).addOperand(*argOpers[i]);
9062   unsigned t2 = F->getRegInfo().createVirtualRegister(RC);
9063   MIB = BuildMI(thisMBB, dl, TII->get(LoadOpc), t2);
9064   // add 4 to displacement.
9065   for (int i=0; i <= lastAddrIndx-2; ++i)
9066     (*MIB).addOperand(*argOpers[i]);
9067   MachineOperand newOp3 = *(argOpers[3]);
9068   if (newOp3.isImm())
9069     newOp3.setImm(newOp3.getImm()+4);
9070   else
9071     newOp3.setOffset(newOp3.getOffset()+4);
9072   (*MIB).addOperand(newOp3);
9073   (*MIB).addOperand(*argOpers[lastAddrIndx]);
9074
9075   // t3/4 are defined later, at the bottom of the loop
9076   unsigned t3 = F->getRegInfo().createVirtualRegister(RC);
9077   unsigned t4 = F->getRegInfo().createVirtualRegister(RC);
9078   BuildMI(newMBB, dl, TII->get(X86::PHI), dest1Oper.getReg())
9079     .addReg(t1).addMBB(thisMBB).addReg(t3).addMBB(newMBB);
9080   BuildMI(newMBB, dl, TII->get(X86::PHI), dest2Oper.getReg())
9081     .addReg(t2).addMBB(thisMBB).addReg(t4).addMBB(newMBB);
9082
9083   // The subsequent operations should be using the destination registers of
9084   //the PHI instructions.
9085   if (invSrc) {
9086     t1 = F->getRegInfo().createVirtualRegister(RC);
9087     t2 = F->getRegInfo().createVirtualRegister(RC);
9088     MIB = BuildMI(newMBB, dl, TII->get(NotOpc), t1).addReg(dest1Oper.getReg());
9089     MIB = BuildMI(newMBB, dl, TII->get(NotOpc), t2).addReg(dest2Oper.getReg());
9090   } else {
9091     t1 = dest1Oper.getReg();
9092     t2 = dest2Oper.getReg();
9093   }
9094
9095   int valArgIndx = lastAddrIndx + 1;
9096   assert((argOpers[valArgIndx]->isReg() ||
9097           argOpers[valArgIndx]->isImm()) &&
9098          "invalid operand");
9099   unsigned t5 = F->getRegInfo().createVirtualRegister(RC);
9100   unsigned t6 = F->getRegInfo().createVirtualRegister(RC);
9101   if (argOpers[valArgIndx]->isReg())
9102     MIB = BuildMI(newMBB, dl, TII->get(regOpcL), t5);
9103   else
9104     MIB = BuildMI(newMBB, dl, TII->get(immOpcL), t5);
9105   if (regOpcL != X86::MOV32rr)
9106     MIB.addReg(t1);
9107   (*MIB).addOperand(*argOpers[valArgIndx]);
9108   assert(argOpers[valArgIndx + 1]->isReg() ==
9109          argOpers[valArgIndx]->isReg());
9110   assert(argOpers[valArgIndx + 1]->isImm() ==
9111          argOpers[valArgIndx]->isImm());
9112   if (argOpers[valArgIndx + 1]->isReg())
9113     MIB = BuildMI(newMBB, dl, TII->get(regOpcH), t6);
9114   else
9115     MIB = BuildMI(newMBB, dl, TII->get(immOpcH), t6);
9116   if (regOpcH != X86::MOV32rr)
9117     MIB.addReg(t2);
9118   (*MIB).addOperand(*argOpers[valArgIndx + 1]);
9119
9120   MIB = BuildMI(newMBB, dl, TII->get(TargetOpcode::COPY), X86::EAX);
9121   MIB.addReg(t1);
9122   MIB = BuildMI(newMBB, dl, TII->get(TargetOpcode::COPY), X86::EDX);
9123   MIB.addReg(t2);
9124
9125   MIB = BuildMI(newMBB, dl, TII->get(TargetOpcode::COPY), X86::EBX);
9126   MIB.addReg(t5);
9127   MIB = BuildMI(newMBB, dl, TII->get(TargetOpcode::COPY), X86::ECX);
9128   MIB.addReg(t6);
9129
9130   MIB = BuildMI(newMBB, dl, TII->get(X86::LCMPXCHG8B));
9131   for (int i=0; i <= lastAddrIndx; ++i)
9132     (*MIB).addOperand(*argOpers[i]);
9133
9134   assert(bInstr->hasOneMemOperand() && "Unexpected number of memoperand");
9135   (*MIB).setMemRefs(bInstr->memoperands_begin(),
9136                     bInstr->memoperands_end());
9137
9138   MIB = BuildMI(newMBB, dl, TII->get(TargetOpcode::COPY), t3);
9139   MIB.addReg(X86::EAX);
9140   MIB = BuildMI(newMBB, dl, TII->get(TargetOpcode::COPY), t4);
9141   MIB.addReg(X86::EDX);
9142
9143   // insert branch
9144   BuildMI(newMBB, dl, TII->get(X86::JNE_4)).addMBB(newMBB);
9145
9146   bInstr->eraseFromParent();   // The pseudo instruction is gone now.
9147   return nextMBB;
9148 }
9149
9150 // private utility function
9151 MachineBasicBlock *
9152 X86TargetLowering::EmitAtomicMinMaxWithCustomInserter(MachineInstr *mInstr,
9153                                                       MachineBasicBlock *MBB,
9154                                                       unsigned cmovOpc) const {
9155   // For the atomic min/max operator, we generate
9156   //   thisMBB:
9157   //   newMBB:
9158   //     ld t1 = [min/max.addr]
9159   //     mov t2 = [min/max.val]
9160   //     cmp  t1, t2
9161   //     cmov[cond] t2 = t1
9162   //     mov EAX = t1
9163   //     lcs dest = [bitinstr.addr], t2  [EAX is implicit]
9164   //     bz   newMBB
9165   //     fallthrough -->nextMBB
9166   //
9167   const TargetInstrInfo *TII = getTargetMachine().getInstrInfo();
9168   const BasicBlock *LLVM_BB = MBB->getBasicBlock();
9169   MachineFunction::iterator MBBIter = MBB;
9170   ++MBBIter;
9171
9172   /// First build the CFG
9173   MachineFunction *F = MBB->getParent();
9174   MachineBasicBlock *thisMBB = MBB;
9175   MachineBasicBlock *newMBB = F->CreateMachineBasicBlock(LLVM_BB);
9176   MachineBasicBlock *nextMBB = F->CreateMachineBasicBlock(LLVM_BB);
9177   F->insert(MBBIter, newMBB);
9178   F->insert(MBBIter, nextMBB);
9179
9180   // Transfer the remainder of thisMBB and its successor edges to nextMBB.
9181   nextMBB->splice(nextMBB->begin(), thisMBB,
9182                   llvm::next(MachineBasicBlock::iterator(mInstr)),
9183                   thisMBB->end());
9184   nextMBB->transferSuccessorsAndUpdatePHIs(thisMBB);
9185
9186   // Update thisMBB to fall through to newMBB
9187   thisMBB->addSuccessor(newMBB);
9188
9189   // newMBB jumps to newMBB and fall through to nextMBB
9190   newMBB->addSuccessor(nextMBB);
9191   newMBB->addSuccessor(newMBB);
9192
9193   DebugLoc dl = mInstr->getDebugLoc();
9194   // Insert instructions into newMBB based on incoming instruction
9195   assert(mInstr->getNumOperands() < X86::AddrNumOperands + 4 &&
9196          "unexpected number of operands");
9197   MachineOperand& destOper = mInstr->getOperand(0);
9198   MachineOperand* argOpers[2 + X86::AddrNumOperands];
9199   int numArgs = mInstr->getNumOperands() - 1;
9200   for (int i=0; i < numArgs; ++i)
9201     argOpers[i] = &mInstr->getOperand(i+1);
9202
9203   // x86 address has 4 operands: base, index, scale, and displacement
9204   int lastAddrIndx = X86::AddrNumOperands - 1; // [0,3]
9205   int valArgIndx = lastAddrIndx + 1;
9206
9207   unsigned t1 = F->getRegInfo().createVirtualRegister(X86::GR32RegisterClass);
9208   MachineInstrBuilder MIB = BuildMI(newMBB, dl, TII->get(X86::MOV32rm), t1);
9209   for (int i=0; i <= lastAddrIndx; ++i)
9210     (*MIB).addOperand(*argOpers[i]);
9211
9212   // We only support register and immediate values
9213   assert((argOpers[valArgIndx]->isReg() ||
9214           argOpers[valArgIndx]->isImm()) &&
9215          "invalid operand");
9216
9217   unsigned t2 = F->getRegInfo().createVirtualRegister(X86::GR32RegisterClass);
9218   if (argOpers[valArgIndx]->isReg())
9219     MIB = BuildMI(newMBB, dl, TII->get(TargetOpcode::COPY), t2);
9220   else
9221     MIB = BuildMI(newMBB, dl, TII->get(X86::MOV32rr), t2);
9222   (*MIB).addOperand(*argOpers[valArgIndx]);
9223
9224   MIB = BuildMI(newMBB, dl, TII->get(TargetOpcode::COPY), X86::EAX);
9225   MIB.addReg(t1);
9226
9227   MIB = BuildMI(newMBB, dl, TII->get(X86::CMP32rr));
9228   MIB.addReg(t1);
9229   MIB.addReg(t2);
9230
9231   // Generate movc
9232   unsigned t3 = F->getRegInfo().createVirtualRegister(X86::GR32RegisterClass);
9233   MIB = BuildMI(newMBB, dl, TII->get(cmovOpc),t3);
9234   MIB.addReg(t2);
9235   MIB.addReg(t1);
9236
9237   // Cmp and exchange if none has modified the memory location
9238   MIB = BuildMI(newMBB, dl, TII->get(X86::LCMPXCHG32));
9239   for (int i=0; i <= lastAddrIndx; ++i)
9240     (*MIB).addOperand(*argOpers[i]);
9241   MIB.addReg(t3);
9242   assert(mInstr->hasOneMemOperand() && "Unexpected number of memoperand");
9243   (*MIB).setMemRefs(mInstr->memoperands_begin(),
9244                     mInstr->memoperands_end());
9245
9246   MIB = BuildMI(newMBB, dl, TII->get(TargetOpcode::COPY), destOper.getReg());
9247   MIB.addReg(X86::EAX);
9248
9249   // insert branch
9250   BuildMI(newMBB, dl, TII->get(X86::JNE_4)).addMBB(newMBB);
9251
9252   mInstr->eraseFromParent();   // The pseudo instruction is gone now.
9253   return nextMBB;
9254 }
9255
9256 // FIXME: When we get size specific XMM0 registers, i.e. XMM0_V16I8
9257 // or XMM0_V32I8 in AVX all of this code can be replaced with that
9258 // in the .td file.
9259 MachineBasicBlock *
9260 X86TargetLowering::EmitPCMP(MachineInstr *MI, MachineBasicBlock *BB,
9261                             unsigned numArgs, bool memArg) const {
9262
9263   assert((Subtarget->hasSSE42() || Subtarget->hasAVX()) &&
9264          "Target must have SSE4.2 or AVX features enabled");
9265
9266   DebugLoc dl = MI->getDebugLoc();
9267   const TargetInstrInfo *TII = getTargetMachine().getInstrInfo();
9268
9269   unsigned Opc;
9270
9271   if (!Subtarget->hasAVX()) {
9272     if (memArg)
9273       Opc = numArgs == 3 ? X86::PCMPISTRM128rm : X86::PCMPESTRM128rm;
9274     else
9275       Opc = numArgs == 3 ? X86::PCMPISTRM128rr : X86::PCMPESTRM128rr;
9276   } else {
9277     if (memArg)
9278       Opc = numArgs == 3 ? X86::VPCMPISTRM128rm : X86::VPCMPESTRM128rm;
9279     else
9280       Opc = numArgs == 3 ? X86::VPCMPISTRM128rr : X86::VPCMPESTRM128rr;
9281   }
9282
9283   MachineInstrBuilder MIB = BuildMI(BB, dl, TII->get(Opc));
9284
9285   for (unsigned i = 0; i < numArgs; ++i) {
9286     MachineOperand &Op = MI->getOperand(i+1);
9287
9288     if (!(Op.isReg() && Op.isImplicit()))
9289       MIB.addOperand(Op);
9290   }
9291
9292   BuildMI(BB, dl, TII->get(X86::MOVAPSrr), MI->getOperand(0).getReg())
9293     .addReg(X86::XMM0);
9294
9295   MI->eraseFromParent();
9296
9297   return BB;
9298 }
9299
9300 MachineBasicBlock *
9301 X86TargetLowering::EmitVAStartSaveXMMRegsWithCustomInserter(
9302                                                  MachineInstr *MI,
9303                                                  MachineBasicBlock *MBB) const {
9304   // Emit code to save XMM registers to the stack. The ABI says that the
9305   // number of registers to save is given in %al, so it's theoretically
9306   // possible to do an indirect jump trick to avoid saving all of them,
9307   // however this code takes a simpler approach and just executes all
9308   // of the stores if %al is non-zero. It's less code, and it's probably
9309   // easier on the hardware branch predictor, and stores aren't all that
9310   // expensive anyway.
9311
9312   // Create the new basic blocks. One block contains all the XMM stores,
9313   // and one block is the final destination regardless of whether any
9314   // stores were performed.
9315   const BasicBlock *LLVM_BB = MBB->getBasicBlock();
9316   MachineFunction *F = MBB->getParent();
9317   MachineFunction::iterator MBBIter = MBB;
9318   ++MBBIter;
9319   MachineBasicBlock *XMMSaveMBB = F->CreateMachineBasicBlock(LLVM_BB);
9320   MachineBasicBlock *EndMBB = F->CreateMachineBasicBlock(LLVM_BB);
9321   F->insert(MBBIter, XMMSaveMBB);
9322   F->insert(MBBIter, EndMBB);
9323
9324   // Transfer the remainder of MBB and its successor edges to EndMBB.
9325   EndMBB->splice(EndMBB->begin(), MBB,
9326                  llvm::next(MachineBasicBlock::iterator(MI)),
9327                  MBB->end());
9328   EndMBB->transferSuccessorsAndUpdatePHIs(MBB);
9329
9330   // The original block will now fall through to the XMM save block.
9331   MBB->addSuccessor(XMMSaveMBB);
9332   // The XMMSaveMBB will fall through to the end block.
9333   XMMSaveMBB->addSuccessor(EndMBB);
9334
9335   // Now add the instructions.
9336   const TargetInstrInfo *TII = getTargetMachine().getInstrInfo();
9337   DebugLoc DL = MI->getDebugLoc();
9338
9339   unsigned CountReg = MI->getOperand(0).getReg();
9340   int64_t RegSaveFrameIndex = MI->getOperand(1).getImm();
9341   int64_t VarArgsFPOffset = MI->getOperand(2).getImm();
9342
9343   if (!Subtarget->isTargetWin64()) {
9344     // If %al is 0, branch around the XMM save block.
9345     BuildMI(MBB, DL, TII->get(X86::TEST8rr)).addReg(CountReg).addReg(CountReg);
9346     BuildMI(MBB, DL, TII->get(X86::JE_4)).addMBB(EndMBB);
9347     MBB->addSuccessor(EndMBB);
9348   }
9349
9350   // In the XMM save block, save all the XMM argument registers.
9351   for (int i = 3, e = MI->getNumOperands(); i != e; ++i) {
9352     int64_t Offset = (i - 3) * 16 + VarArgsFPOffset;
9353     MachineMemOperand *MMO =
9354       F->getMachineMemOperand(
9355         PseudoSourceValue::getFixedStack(RegSaveFrameIndex),
9356         MachineMemOperand::MOStore, Offset,
9357         /*Size=*/16, /*Align=*/16);
9358     BuildMI(XMMSaveMBB, DL, TII->get(X86::MOVAPSmr))
9359       .addFrameIndex(RegSaveFrameIndex)
9360       .addImm(/*Scale=*/1)
9361       .addReg(/*IndexReg=*/0)
9362       .addImm(/*Disp=*/Offset)
9363       .addReg(/*Segment=*/0)
9364       .addReg(MI->getOperand(i).getReg())
9365       .addMemOperand(MMO);
9366   }
9367
9368   MI->eraseFromParent();   // The pseudo instruction is gone now.
9369
9370   return EndMBB;
9371 }
9372
9373 MachineBasicBlock *
9374 X86TargetLowering::EmitLoweredSelect(MachineInstr *MI,
9375                                      MachineBasicBlock *BB) const {
9376   const TargetInstrInfo *TII = getTargetMachine().getInstrInfo();
9377   DebugLoc DL = MI->getDebugLoc();
9378
9379   // To "insert" a SELECT_CC instruction, we actually have to insert the
9380   // diamond control-flow pattern.  The incoming instruction knows the
9381   // destination vreg to set, the condition code register to branch on, the
9382   // true/false values to select between, and a branch opcode to use.
9383   const BasicBlock *LLVM_BB = BB->getBasicBlock();
9384   MachineFunction::iterator It = BB;
9385   ++It;
9386
9387   //  thisMBB:
9388   //  ...
9389   //   TrueVal = ...
9390   //   cmpTY ccX, r1, r2
9391   //   bCC copy1MBB
9392   //   fallthrough --> copy0MBB
9393   MachineBasicBlock *thisMBB = BB;
9394   MachineFunction *F = BB->getParent();
9395   MachineBasicBlock *copy0MBB = F->CreateMachineBasicBlock(LLVM_BB);
9396   MachineBasicBlock *sinkMBB = F->CreateMachineBasicBlock(LLVM_BB);
9397   F->insert(It, copy0MBB);
9398   F->insert(It, sinkMBB);
9399
9400   // If the EFLAGS register isn't dead in the terminator, then claim that it's
9401   // live into the sink and copy blocks.
9402   const MachineFunction *MF = BB->getParent();
9403   const TargetRegisterInfo *TRI = MF->getTarget().getRegisterInfo();
9404   BitVector ReservedRegs = TRI->getReservedRegs(*MF);
9405
9406   for (unsigned I = 0, E = MI->getNumOperands(); I != E; ++I) {
9407     const MachineOperand &MO = MI->getOperand(I);
9408     if (!MO.isReg() || !MO.isUse() || MO.isKill()) continue;
9409     unsigned Reg = MO.getReg();
9410     if (Reg != X86::EFLAGS) continue;
9411     copy0MBB->addLiveIn(Reg);
9412     sinkMBB->addLiveIn(Reg);
9413   }
9414
9415   // Transfer the remainder of BB and its successor edges to sinkMBB.
9416   sinkMBB->splice(sinkMBB->begin(), BB,
9417                   llvm::next(MachineBasicBlock::iterator(MI)),
9418                   BB->end());
9419   sinkMBB->transferSuccessorsAndUpdatePHIs(BB);
9420
9421   // Add the true and fallthrough blocks as its successors.
9422   BB->addSuccessor(copy0MBB);
9423   BB->addSuccessor(sinkMBB);
9424
9425   // Create the conditional branch instruction.
9426   unsigned Opc =
9427     X86::GetCondBranchFromCond((X86::CondCode)MI->getOperand(3).getImm());
9428   BuildMI(BB, DL, TII->get(Opc)).addMBB(sinkMBB);
9429
9430   //  copy0MBB:
9431   //   %FalseValue = ...
9432   //   # fallthrough to sinkMBB
9433   copy0MBB->addSuccessor(sinkMBB);
9434
9435   //  sinkMBB:
9436   //   %Result = phi [ %FalseValue, copy0MBB ], [ %TrueValue, thisMBB ]
9437   //  ...
9438   BuildMI(*sinkMBB, sinkMBB->begin(), DL,
9439           TII->get(X86::PHI), MI->getOperand(0).getReg())
9440     .addReg(MI->getOperand(1).getReg()).addMBB(copy0MBB)
9441     .addReg(MI->getOperand(2).getReg()).addMBB(thisMBB);
9442
9443   MI->eraseFromParent();   // The pseudo instruction is gone now.
9444   return sinkMBB;
9445 }
9446
9447 MachineBasicBlock *
9448 X86TargetLowering::EmitLoweredMingwAlloca(MachineInstr *MI,
9449                                           MachineBasicBlock *BB) const {
9450   const TargetInstrInfo *TII = getTargetMachine().getInstrInfo();
9451   DebugLoc DL = MI->getDebugLoc();
9452
9453   // The lowering is pretty easy: we're just emitting the call to _alloca.  The
9454   // non-trivial part is impdef of ESP.
9455   // FIXME: The code should be tweaked as soon as we'll try to do codegen for
9456   // mingw-w64.
9457
9458   BuildMI(*BB, MI, DL, TII->get(X86::CALLpcrel32))
9459     .addExternalSymbol("_alloca")
9460     .addReg(X86::EAX, RegState::Implicit)
9461     .addReg(X86::ESP, RegState::Implicit)
9462     .addReg(X86::EAX, RegState::Define | RegState::Implicit)
9463     .addReg(X86::ESP, RegState::Define | RegState::Implicit)
9464     .addReg(X86::EFLAGS, RegState::Define | RegState::Implicit);
9465
9466   MI->eraseFromParent();   // The pseudo instruction is gone now.
9467   return BB;
9468 }
9469
9470 MachineBasicBlock *
9471 X86TargetLowering::EmitLoweredTLSCall(MachineInstr *MI,
9472                                       MachineBasicBlock *BB) const {
9473   // This is pretty easy.  We're taking the value that we received from
9474   // our load from the relocation, sticking it in either RDI (x86-64)
9475   // or EAX and doing an indirect call.  The return value will then
9476   // be in the normal return register.
9477   const X86InstrInfo *TII 
9478     = static_cast<const X86InstrInfo*>(getTargetMachine().getInstrInfo());
9479   DebugLoc DL = MI->getDebugLoc();
9480   MachineFunction *F = BB->getParent();
9481   bool IsWin64 = Subtarget->isTargetWin64();
9482   
9483   assert(MI->getOperand(3).isGlobal() && "This should be a global");
9484   
9485   if (Subtarget->is64Bit()) {
9486     MachineInstrBuilder MIB = BuildMI(*BB, MI, DL,
9487                                       TII->get(X86::MOV64rm), X86::RDI)
9488     .addReg(X86::RIP)
9489     .addImm(0).addReg(0)
9490     .addGlobalAddress(MI->getOperand(3).getGlobal(), 0, 
9491                       MI->getOperand(3).getTargetFlags())
9492     .addReg(0);
9493     MIB = BuildMI(*BB, MI, DL, TII->get(IsWin64 ? X86::WINCALL64m : X86::CALL64m));
9494     addDirectMem(MIB, X86::RDI);
9495   } else if (getTargetMachine().getRelocationModel() != Reloc::PIC_) {
9496     MachineInstrBuilder MIB = BuildMI(*BB, MI, DL,
9497                                       TII->get(X86::MOV32rm), X86::EAX)
9498     .addReg(0)
9499     .addImm(0).addReg(0)
9500     .addGlobalAddress(MI->getOperand(3).getGlobal(), 0, 
9501                       MI->getOperand(3).getTargetFlags())
9502     .addReg(0);
9503     MIB = BuildMI(*BB, MI, DL, TII->get(X86::CALL32m));
9504     addDirectMem(MIB, X86::EAX);
9505   } else {
9506     MachineInstrBuilder MIB = BuildMI(*BB, MI, DL,
9507                                       TII->get(X86::MOV32rm), X86::EAX)
9508     .addReg(TII->getGlobalBaseReg(F))
9509     .addImm(0).addReg(0)
9510     .addGlobalAddress(MI->getOperand(3).getGlobal(), 0, 
9511                       MI->getOperand(3).getTargetFlags())
9512     .addReg(0);
9513     MIB = BuildMI(*BB, MI, DL, TII->get(X86::CALL32m));
9514     addDirectMem(MIB, X86::EAX);
9515   }
9516   
9517   MI->eraseFromParent(); // The pseudo instruction is gone now.
9518   return BB;
9519 }
9520
9521 MachineBasicBlock *
9522 X86TargetLowering::EmitInstrWithCustomInserter(MachineInstr *MI,
9523                                                MachineBasicBlock *BB) const {
9524   switch (MI->getOpcode()) {
9525   default: assert(false && "Unexpected instr type to insert");
9526   case X86::MINGW_ALLOCA:
9527     return EmitLoweredMingwAlloca(MI, BB);
9528   case X86::TLSCall_32:
9529   case X86::TLSCall_64:
9530     return EmitLoweredTLSCall(MI, BB);
9531   case X86::CMOV_GR8:
9532   case X86::CMOV_V1I64:
9533   case X86::CMOV_FR32:
9534   case X86::CMOV_FR64:
9535   case X86::CMOV_V4F32:
9536   case X86::CMOV_V2F64:
9537   case X86::CMOV_V2I64:
9538   case X86::CMOV_GR16:
9539   case X86::CMOV_GR32:
9540   case X86::CMOV_RFP32:
9541   case X86::CMOV_RFP64:
9542   case X86::CMOV_RFP80:
9543     return EmitLoweredSelect(MI, BB);
9544
9545   case X86::FP32_TO_INT16_IN_MEM:
9546   case X86::FP32_TO_INT32_IN_MEM:
9547   case X86::FP32_TO_INT64_IN_MEM:
9548   case X86::FP64_TO_INT16_IN_MEM:
9549   case X86::FP64_TO_INT32_IN_MEM:
9550   case X86::FP64_TO_INT64_IN_MEM:
9551   case X86::FP80_TO_INT16_IN_MEM:
9552   case X86::FP80_TO_INT32_IN_MEM:
9553   case X86::FP80_TO_INT64_IN_MEM: {
9554     const TargetInstrInfo *TII = getTargetMachine().getInstrInfo();
9555     DebugLoc DL = MI->getDebugLoc();
9556
9557     // Change the floating point control register to use "round towards zero"
9558     // mode when truncating to an integer value.
9559     MachineFunction *F = BB->getParent();
9560     int CWFrameIdx = F->getFrameInfo()->CreateStackObject(2, 2, false);
9561     addFrameReference(BuildMI(*BB, MI, DL,
9562                               TII->get(X86::FNSTCW16m)), CWFrameIdx);
9563
9564     // Load the old value of the high byte of the control word...
9565     unsigned OldCW =
9566       F->getRegInfo().createVirtualRegister(X86::GR16RegisterClass);
9567     addFrameReference(BuildMI(*BB, MI, DL, TII->get(X86::MOV16rm), OldCW),
9568                       CWFrameIdx);
9569
9570     // Set the high part to be round to zero...
9571     addFrameReference(BuildMI(*BB, MI, DL, TII->get(X86::MOV16mi)), CWFrameIdx)
9572       .addImm(0xC7F);
9573
9574     // Reload the modified control word now...
9575     addFrameReference(BuildMI(*BB, MI, DL,
9576                               TII->get(X86::FLDCW16m)), CWFrameIdx);
9577
9578     // Restore the memory image of control word to original value
9579     addFrameReference(BuildMI(*BB, MI, DL, TII->get(X86::MOV16mr)), CWFrameIdx)
9580       .addReg(OldCW);
9581
9582     // Get the X86 opcode to use.
9583     unsigned Opc;
9584     switch (MI->getOpcode()) {
9585     default: llvm_unreachable("illegal opcode!");
9586     case X86::FP32_TO_INT16_IN_MEM: Opc = X86::IST_Fp16m32; break;
9587     case X86::FP32_TO_INT32_IN_MEM: Opc = X86::IST_Fp32m32; break;
9588     case X86::FP32_TO_INT64_IN_MEM: Opc = X86::IST_Fp64m32; break;
9589     case X86::FP64_TO_INT16_IN_MEM: Opc = X86::IST_Fp16m64; break;
9590     case X86::FP64_TO_INT32_IN_MEM: Opc = X86::IST_Fp32m64; break;
9591     case X86::FP64_TO_INT64_IN_MEM: Opc = X86::IST_Fp64m64; break;
9592     case X86::FP80_TO_INT16_IN_MEM: Opc = X86::IST_Fp16m80; break;
9593     case X86::FP80_TO_INT32_IN_MEM: Opc = X86::IST_Fp32m80; break;
9594     case X86::FP80_TO_INT64_IN_MEM: Opc = X86::IST_Fp64m80; break;
9595     }
9596
9597     X86AddressMode AM;
9598     MachineOperand &Op = MI->getOperand(0);
9599     if (Op.isReg()) {
9600       AM.BaseType = X86AddressMode::RegBase;
9601       AM.Base.Reg = Op.getReg();
9602     } else {
9603       AM.BaseType = X86AddressMode::FrameIndexBase;
9604       AM.Base.FrameIndex = Op.getIndex();
9605     }
9606     Op = MI->getOperand(1);
9607     if (Op.isImm())
9608       AM.Scale = Op.getImm();
9609     Op = MI->getOperand(2);
9610     if (Op.isImm())
9611       AM.IndexReg = Op.getImm();
9612     Op = MI->getOperand(3);
9613     if (Op.isGlobal()) {
9614       AM.GV = Op.getGlobal();
9615     } else {
9616       AM.Disp = Op.getImm();
9617     }
9618     addFullAddress(BuildMI(*BB, MI, DL, TII->get(Opc)), AM)
9619                       .addReg(MI->getOperand(X86::AddrNumOperands).getReg());
9620
9621     // Reload the original control word now.
9622     addFrameReference(BuildMI(*BB, MI, DL,
9623                               TII->get(X86::FLDCW16m)), CWFrameIdx);
9624
9625     MI->eraseFromParent();   // The pseudo instruction is gone now.
9626     return BB;
9627   }
9628     // String/text processing lowering.
9629   case X86::PCMPISTRM128REG:
9630   case X86::VPCMPISTRM128REG:
9631     return EmitPCMP(MI, BB, 3, false /* in-mem */);
9632   case X86::PCMPISTRM128MEM:
9633   case X86::VPCMPISTRM128MEM:
9634     return EmitPCMP(MI, BB, 3, true /* in-mem */);
9635   case X86::PCMPESTRM128REG:
9636   case X86::VPCMPESTRM128REG:
9637     return EmitPCMP(MI, BB, 5, false /* in mem */);
9638   case X86::PCMPESTRM128MEM:
9639   case X86::VPCMPESTRM128MEM:
9640     return EmitPCMP(MI, BB, 5, true /* in mem */);
9641
9642     // Atomic Lowering.
9643   case X86::ATOMAND32:
9644     return EmitAtomicBitwiseWithCustomInserter(MI, BB, X86::AND32rr,
9645                                                X86::AND32ri, X86::MOV32rm,
9646                                                X86::LCMPXCHG32,
9647                                                X86::NOT32r, X86::EAX,
9648                                                X86::GR32RegisterClass);
9649   case X86::ATOMOR32:
9650     return EmitAtomicBitwiseWithCustomInserter(MI, BB, X86::OR32rr,
9651                                                X86::OR32ri, X86::MOV32rm,
9652                                                X86::LCMPXCHG32,
9653                                                X86::NOT32r, X86::EAX,
9654                                                X86::GR32RegisterClass);
9655   case X86::ATOMXOR32:
9656     return EmitAtomicBitwiseWithCustomInserter(MI, BB, X86::XOR32rr,
9657                                                X86::XOR32ri, X86::MOV32rm,
9658                                                X86::LCMPXCHG32,
9659                                                X86::NOT32r, X86::EAX,
9660                                                X86::GR32RegisterClass);
9661   case X86::ATOMNAND32:
9662     return EmitAtomicBitwiseWithCustomInserter(MI, BB, X86::AND32rr,
9663                                                X86::AND32ri, X86::MOV32rm,
9664                                                X86::LCMPXCHG32,
9665                                                X86::NOT32r, X86::EAX,
9666                                                X86::GR32RegisterClass, true);
9667   case X86::ATOMMIN32:
9668     return EmitAtomicMinMaxWithCustomInserter(MI, BB, X86::CMOVL32rr);
9669   case X86::ATOMMAX32:
9670     return EmitAtomicMinMaxWithCustomInserter(MI, BB, X86::CMOVG32rr);
9671   case X86::ATOMUMIN32:
9672     return EmitAtomicMinMaxWithCustomInserter(MI, BB, X86::CMOVB32rr);
9673   case X86::ATOMUMAX32:
9674     return EmitAtomicMinMaxWithCustomInserter(MI, BB, X86::CMOVA32rr);
9675
9676   case X86::ATOMAND16:
9677     return EmitAtomicBitwiseWithCustomInserter(MI, BB, X86::AND16rr,
9678                                                X86::AND16ri, X86::MOV16rm,
9679                                                X86::LCMPXCHG16,
9680                                                X86::NOT16r, X86::AX,
9681                                                X86::GR16RegisterClass);
9682   case X86::ATOMOR16:
9683     return EmitAtomicBitwiseWithCustomInserter(MI, BB, X86::OR16rr,
9684                                                X86::OR16ri, X86::MOV16rm,
9685                                                X86::LCMPXCHG16,
9686                                                X86::NOT16r, X86::AX,
9687                                                X86::GR16RegisterClass);
9688   case X86::ATOMXOR16:
9689     return EmitAtomicBitwiseWithCustomInserter(MI, BB, X86::XOR16rr,
9690                                                X86::XOR16ri, X86::MOV16rm,
9691                                                X86::LCMPXCHG16,
9692                                                X86::NOT16r, X86::AX,
9693                                                X86::GR16RegisterClass);
9694   case X86::ATOMNAND16:
9695     return EmitAtomicBitwiseWithCustomInserter(MI, BB, X86::AND16rr,
9696                                                X86::AND16ri, X86::MOV16rm,
9697                                                X86::LCMPXCHG16,
9698                                                X86::NOT16r, X86::AX,
9699                                                X86::GR16RegisterClass, true);
9700   case X86::ATOMMIN16:
9701     return EmitAtomicMinMaxWithCustomInserter(MI, BB, X86::CMOVL16rr);
9702   case X86::ATOMMAX16:
9703     return EmitAtomicMinMaxWithCustomInserter(MI, BB, X86::CMOVG16rr);
9704   case X86::ATOMUMIN16:
9705     return EmitAtomicMinMaxWithCustomInserter(MI, BB, X86::CMOVB16rr);
9706   case X86::ATOMUMAX16:
9707     return EmitAtomicMinMaxWithCustomInserter(MI, BB, X86::CMOVA16rr);
9708
9709   case X86::ATOMAND8:
9710     return EmitAtomicBitwiseWithCustomInserter(MI, BB, X86::AND8rr,
9711                                                X86::AND8ri, X86::MOV8rm,
9712                                                X86::LCMPXCHG8,
9713                                                X86::NOT8r, X86::AL,
9714                                                X86::GR8RegisterClass);
9715   case X86::ATOMOR8:
9716     return EmitAtomicBitwiseWithCustomInserter(MI, BB, X86::OR8rr,
9717                                                X86::OR8ri, X86::MOV8rm,
9718                                                X86::LCMPXCHG8,
9719                                                X86::NOT8r, X86::AL,
9720                                                X86::GR8RegisterClass);
9721   case X86::ATOMXOR8:
9722     return EmitAtomicBitwiseWithCustomInserter(MI, BB, X86::XOR8rr,
9723                                                X86::XOR8ri, X86::MOV8rm,
9724                                                X86::LCMPXCHG8,
9725                                                X86::NOT8r, X86::AL,
9726                                                X86::GR8RegisterClass);
9727   case X86::ATOMNAND8:
9728     return EmitAtomicBitwiseWithCustomInserter(MI, BB, X86::AND8rr,
9729                                                X86::AND8ri, X86::MOV8rm,
9730                                                X86::LCMPXCHG8,
9731                                                X86::NOT8r, X86::AL,
9732                                                X86::GR8RegisterClass, true);
9733   // FIXME: There are no CMOV8 instructions; MIN/MAX need some other way.
9734   // This group is for 64-bit host.
9735   case X86::ATOMAND64:
9736     return EmitAtomicBitwiseWithCustomInserter(MI, BB, X86::AND64rr,
9737                                                X86::AND64ri32, X86::MOV64rm,
9738                                                X86::LCMPXCHG64,
9739                                                X86::NOT64r, X86::RAX,
9740                                                X86::GR64RegisterClass);
9741   case X86::ATOMOR64:
9742     return EmitAtomicBitwiseWithCustomInserter(MI, BB, X86::OR64rr,
9743                                                X86::OR64ri32, X86::MOV64rm,
9744                                                X86::LCMPXCHG64,
9745                                                X86::NOT64r, X86::RAX,
9746                                                X86::GR64RegisterClass);
9747   case X86::ATOMXOR64:
9748     return EmitAtomicBitwiseWithCustomInserter(MI, BB, X86::XOR64rr,
9749                                                X86::XOR64ri32, X86::MOV64rm,
9750                                                X86::LCMPXCHG64,
9751                                                X86::NOT64r, X86::RAX,
9752                                                X86::GR64RegisterClass);
9753   case X86::ATOMNAND64:
9754     return EmitAtomicBitwiseWithCustomInserter(MI, BB, X86::AND64rr,
9755                                                X86::AND64ri32, X86::MOV64rm,
9756                                                X86::LCMPXCHG64,
9757                                                X86::NOT64r, X86::RAX,
9758                                                X86::GR64RegisterClass, true);
9759   case X86::ATOMMIN64:
9760     return EmitAtomicMinMaxWithCustomInserter(MI, BB, X86::CMOVL64rr);
9761   case X86::ATOMMAX64:
9762     return EmitAtomicMinMaxWithCustomInserter(MI, BB, X86::CMOVG64rr);
9763   case X86::ATOMUMIN64:
9764     return EmitAtomicMinMaxWithCustomInserter(MI, BB, X86::CMOVB64rr);
9765   case X86::ATOMUMAX64:
9766     return EmitAtomicMinMaxWithCustomInserter(MI, BB, X86::CMOVA64rr);
9767
9768   // This group does 64-bit operations on a 32-bit host.
9769   case X86::ATOMAND6432:
9770     return EmitAtomicBit6432WithCustomInserter(MI, BB,
9771                                                X86::AND32rr, X86::AND32rr,
9772                                                X86::AND32ri, X86::AND32ri,
9773                                                false);
9774   case X86::ATOMOR6432:
9775     return EmitAtomicBit6432WithCustomInserter(MI, BB,
9776                                                X86::OR32rr, X86::OR32rr,
9777                                                X86::OR32ri, X86::OR32ri,
9778                                                false);
9779   case X86::ATOMXOR6432:
9780     return EmitAtomicBit6432WithCustomInserter(MI, BB,
9781                                                X86::XOR32rr, X86::XOR32rr,
9782                                                X86::XOR32ri, X86::XOR32ri,
9783                                                false);
9784   case X86::ATOMNAND6432:
9785     return EmitAtomicBit6432WithCustomInserter(MI, BB,
9786                                                X86::AND32rr, X86::AND32rr,
9787                                                X86::AND32ri, X86::AND32ri,
9788                                                true);
9789   case X86::ATOMADD6432:
9790     return EmitAtomicBit6432WithCustomInserter(MI, BB,
9791                                                X86::ADD32rr, X86::ADC32rr,
9792                                                X86::ADD32ri, X86::ADC32ri,
9793                                                false);
9794   case X86::ATOMSUB6432:
9795     return EmitAtomicBit6432WithCustomInserter(MI, BB,
9796                                                X86::SUB32rr, X86::SBB32rr,
9797                                                X86::SUB32ri, X86::SBB32ri,
9798                                                false);
9799   case X86::ATOMSWAP6432:
9800     return EmitAtomicBit6432WithCustomInserter(MI, BB,
9801                                                X86::MOV32rr, X86::MOV32rr,
9802                                                X86::MOV32ri, X86::MOV32ri,
9803                                                false);
9804   case X86::VASTART_SAVE_XMM_REGS:
9805     return EmitVAStartSaveXMMRegsWithCustomInserter(MI, BB);
9806   }
9807 }
9808
9809 //===----------------------------------------------------------------------===//
9810 //                           X86 Optimization Hooks
9811 //===----------------------------------------------------------------------===//
9812
9813 void X86TargetLowering::computeMaskedBitsForTargetNode(const SDValue Op,
9814                                                        const APInt &Mask,
9815                                                        APInt &KnownZero,
9816                                                        APInt &KnownOne,
9817                                                        const SelectionDAG &DAG,
9818                                                        unsigned Depth) const {
9819   unsigned Opc = Op.getOpcode();
9820   assert((Opc >= ISD::BUILTIN_OP_END ||
9821           Opc == ISD::INTRINSIC_WO_CHAIN ||
9822           Opc == ISD::INTRINSIC_W_CHAIN ||
9823           Opc == ISD::INTRINSIC_VOID) &&
9824          "Should use MaskedValueIsZero if you don't know whether Op"
9825          " is a target node!");
9826
9827   KnownZero = KnownOne = APInt(Mask.getBitWidth(), 0);   // Don't know anything.
9828   switch (Opc) {
9829   default: break;
9830   case X86ISD::ADD:
9831   case X86ISD::SUB:
9832   case X86ISD::SMUL:
9833   case X86ISD::UMUL:
9834   case X86ISD::INC:
9835   case X86ISD::DEC:
9836   case X86ISD::OR:
9837   case X86ISD::XOR:
9838   case X86ISD::AND:
9839     // These nodes' second result is a boolean.
9840     if (Op.getResNo() == 0)
9841       break;
9842     // Fallthrough
9843   case X86ISD::SETCC:
9844     KnownZero |= APInt::getHighBitsSet(Mask.getBitWidth(),
9845                                        Mask.getBitWidth() - 1);
9846     break;
9847   }
9848 }
9849
9850 /// isGAPlusOffset - Returns true (and the GlobalValue and the offset) if the
9851 /// node is a GlobalAddress + offset.
9852 bool X86TargetLowering::isGAPlusOffset(SDNode *N,
9853                                        const GlobalValue* &GA,
9854                                        int64_t &Offset) const {
9855   if (N->getOpcode() == X86ISD::Wrapper) {
9856     if (isa<GlobalAddressSDNode>(N->getOperand(0))) {
9857       GA = cast<GlobalAddressSDNode>(N->getOperand(0))->getGlobal();
9858       Offset = cast<GlobalAddressSDNode>(N->getOperand(0))->getOffset();
9859       return true;
9860     }
9861   }
9862   return TargetLowering::isGAPlusOffset(N, GA, Offset);
9863 }
9864
9865 /// PerformShuffleCombine - Combine a vector_shuffle that is equal to
9866 /// build_vector load1, load2, load3, load4, <0, 1, 2, 3> into a 128-bit load
9867 /// if the load addresses are consecutive, non-overlapping, and in the right
9868 /// order.
9869 static SDValue PerformShuffleCombine(SDNode *N, SelectionDAG &DAG,
9870                                      const TargetLowering &TLI) {
9871   DebugLoc dl = N->getDebugLoc();
9872   EVT VT = N->getValueType(0);
9873
9874   if (VT.getSizeInBits() != 128)
9875     return SDValue();
9876
9877   SmallVector<SDValue, 16> Elts;
9878   for (unsigned i = 0, e = VT.getVectorNumElements(); i != e; ++i)
9879     Elts.push_back(getShuffleScalarElt(N, i, DAG, 0));
9880
9881   return EltsFromConsecutiveLoads(VT, Elts, dl, DAG);
9882 }
9883
9884 /// PerformEXTRACT_VECTOR_ELTCombine - Detect vector gather/scatter index
9885 /// generation and convert it from being a bunch of shuffles and extracts
9886 /// to a simple store and scalar loads to extract the elements.
9887 static SDValue PerformEXTRACT_VECTOR_ELTCombine(SDNode *N, SelectionDAG &DAG,
9888                                                 const TargetLowering &TLI) {
9889   SDValue InputVector = N->getOperand(0);
9890
9891   // Only operate on vectors of 4 elements, where the alternative shuffling
9892   // gets to be more expensive.
9893   if (InputVector.getValueType() != MVT::v4i32)
9894     return SDValue();
9895
9896   // Check whether every use of InputVector is an EXTRACT_VECTOR_ELT with a
9897   // single use which is a sign-extend or zero-extend, and all elements are
9898   // used.
9899   SmallVector<SDNode *, 4> Uses;
9900   unsigned ExtractedElements = 0;
9901   for (SDNode::use_iterator UI = InputVector.getNode()->use_begin(),
9902        UE = InputVector.getNode()->use_end(); UI != UE; ++UI) {
9903     if (UI.getUse().getResNo() != InputVector.getResNo())
9904       return SDValue();
9905
9906     SDNode *Extract = *UI;
9907     if (Extract->getOpcode() != ISD::EXTRACT_VECTOR_ELT)
9908       return SDValue();
9909
9910     if (Extract->getValueType(0) != MVT::i32)
9911       return SDValue();
9912     if (!Extract->hasOneUse())
9913       return SDValue();
9914     if (Extract->use_begin()->getOpcode() != ISD::SIGN_EXTEND &&
9915         Extract->use_begin()->getOpcode() != ISD::ZERO_EXTEND)
9916       return SDValue();
9917     if (!isa<ConstantSDNode>(Extract->getOperand(1)))
9918       return SDValue();
9919
9920     // Record which element was extracted.
9921     ExtractedElements |=
9922       1 << cast<ConstantSDNode>(Extract->getOperand(1))->getZExtValue();
9923
9924     Uses.push_back(Extract);
9925   }
9926
9927   // If not all the elements were used, this may not be worthwhile.
9928   if (ExtractedElements != 15)
9929     return SDValue();
9930
9931   // Ok, we've now decided to do the transformation.
9932   DebugLoc dl = InputVector.getDebugLoc();
9933
9934   // Store the value to a temporary stack slot.
9935   SDValue StackPtr = DAG.CreateStackTemporary(InputVector.getValueType());
9936   SDValue Ch = DAG.getStore(DAG.getEntryNode(), dl, InputVector, StackPtr, NULL,
9937                             0, false, false, 0);
9938
9939   // Replace each use (extract) with a load of the appropriate element.
9940   for (SmallVectorImpl<SDNode *>::iterator UI = Uses.begin(),
9941        UE = Uses.end(); UI != UE; ++UI) {
9942     SDNode *Extract = *UI;
9943
9944     // Compute the element's address.
9945     SDValue Idx = Extract->getOperand(1);
9946     unsigned EltSize =
9947         InputVector.getValueType().getVectorElementType().getSizeInBits()/8;
9948     uint64_t Offset = EltSize * cast<ConstantSDNode>(Idx)->getZExtValue();
9949     SDValue OffsetVal = DAG.getConstant(Offset, TLI.getPointerTy());
9950
9951     SDValue ScalarAddr = DAG.getNode(ISD::ADD, dl, Idx.getValueType(),
9952                                      OffsetVal, StackPtr);
9953
9954     // Load the scalar.
9955     SDValue LoadScalar = DAG.getLoad(Extract->getValueType(0), dl, Ch,
9956                                      ScalarAddr, NULL, 0, false, false, 0);
9957
9958     // Replace the exact with the load.
9959     DAG.ReplaceAllUsesOfValueWith(SDValue(Extract, 0), LoadScalar);
9960   }
9961
9962   // The replacement was made in place; don't return anything.
9963   return SDValue();
9964 }
9965
9966 /// PerformSELECTCombine - Do target-specific dag combines on SELECT nodes.
9967 static SDValue PerformSELECTCombine(SDNode *N, SelectionDAG &DAG,
9968                                     const X86Subtarget *Subtarget) {
9969   DebugLoc DL = N->getDebugLoc();
9970   SDValue Cond = N->getOperand(0);
9971   // Get the LHS/RHS of the select.
9972   SDValue LHS = N->getOperand(1);
9973   SDValue RHS = N->getOperand(2);
9974
9975   // If we have SSE[12] support, try to form min/max nodes. SSE min/max
9976   // instructions match the semantics of the common C idiom x<y?x:y but not
9977   // x<=y?x:y, because of how they handle negative zero (which can be
9978   // ignored in unsafe-math mode).
9979   if (Subtarget->hasSSE2() &&
9980       (LHS.getValueType() == MVT::f32 || LHS.getValueType() == MVT::f64) &&
9981       Cond.getOpcode() == ISD::SETCC) {
9982     ISD::CondCode CC = cast<CondCodeSDNode>(Cond.getOperand(2))->get();
9983
9984     unsigned Opcode = 0;
9985     // Check for x CC y ? x : y.
9986     if (DAG.isEqualTo(LHS, Cond.getOperand(0)) &&
9987         DAG.isEqualTo(RHS, Cond.getOperand(1))) {
9988       switch (CC) {
9989       default: break;
9990       case ISD::SETULT:
9991         // Converting this to a min would handle NaNs incorrectly, and swapping
9992         // the operands would cause it to handle comparisons between positive
9993         // and negative zero incorrectly.
9994         if (!DAG.isKnownNeverNaN(LHS) || !DAG.isKnownNeverNaN(RHS)) {
9995           if (!UnsafeFPMath &&
9996               !(DAG.isKnownNeverZero(LHS) || DAG.isKnownNeverZero(RHS)))
9997             break;
9998           std::swap(LHS, RHS);
9999         }
10000         Opcode = X86ISD::FMIN;
10001         break;
10002       case ISD::SETOLE:
10003         // Converting this to a min would handle comparisons between positive
10004         // and negative zero incorrectly.
10005         if (!UnsafeFPMath &&
10006             !DAG.isKnownNeverZero(LHS) && !DAG.isKnownNeverZero(RHS))
10007           break;
10008         Opcode = X86ISD::FMIN;
10009         break;
10010       case ISD::SETULE:
10011         // Converting this to a min would handle both negative zeros and NaNs
10012         // incorrectly, but we can swap the operands to fix both.
10013         std::swap(LHS, RHS);
10014       case ISD::SETOLT:
10015       case ISD::SETLT:
10016       case ISD::SETLE:
10017         Opcode = X86ISD::FMIN;
10018         break;
10019
10020       case ISD::SETOGE:
10021         // Converting this to a max would handle comparisons between positive
10022         // and negative zero incorrectly.
10023         if (!UnsafeFPMath &&
10024             !DAG.isKnownNeverZero(LHS) && !DAG.isKnownNeverZero(LHS))
10025           break;
10026         Opcode = X86ISD::FMAX;
10027         break;
10028       case ISD::SETUGT:
10029         // Converting this to a max would handle NaNs incorrectly, and swapping
10030         // the operands would cause it to handle comparisons between positive
10031         // and negative zero incorrectly.
10032         if (!DAG.isKnownNeverNaN(LHS) || !DAG.isKnownNeverNaN(RHS)) {
10033           if (!UnsafeFPMath &&
10034               !(DAG.isKnownNeverZero(LHS) || DAG.isKnownNeverZero(RHS)))
10035             break;
10036           std::swap(LHS, RHS);
10037         }
10038         Opcode = X86ISD::FMAX;
10039         break;
10040       case ISD::SETUGE:
10041         // Converting this to a max would handle both negative zeros and NaNs
10042         // incorrectly, but we can swap the operands to fix both.
10043         std::swap(LHS, RHS);
10044       case ISD::SETOGT:
10045       case ISD::SETGT:
10046       case ISD::SETGE:
10047         Opcode = X86ISD::FMAX;
10048         break;
10049       }
10050     // Check for x CC y ? y : x -- a min/max with reversed arms.
10051     } else if (DAG.isEqualTo(LHS, Cond.getOperand(1)) &&
10052                DAG.isEqualTo(RHS, Cond.getOperand(0))) {
10053       switch (CC) {
10054       default: break;
10055       case ISD::SETOGE:
10056         // Converting this to a min would handle comparisons between positive
10057         // and negative zero incorrectly, and swapping the operands would
10058         // cause it to handle NaNs incorrectly.
10059         if (!UnsafeFPMath &&
10060             !(DAG.isKnownNeverZero(LHS) || DAG.isKnownNeverZero(RHS))) {
10061           if (!DAG.isKnownNeverNaN(LHS) || !DAG.isKnownNeverNaN(RHS))
10062             break;
10063           std::swap(LHS, RHS);
10064         }
10065         Opcode = X86ISD::FMIN;
10066         break;
10067       case ISD::SETUGT:
10068         // Converting this to a min would handle NaNs incorrectly.
10069         if (!UnsafeFPMath &&
10070             (!DAG.isKnownNeverNaN(LHS) || !DAG.isKnownNeverNaN(RHS)))
10071           break;
10072         Opcode = X86ISD::FMIN;
10073         break;
10074       case ISD::SETUGE:
10075         // Converting this to a min would handle both negative zeros and NaNs
10076         // incorrectly, but we can swap the operands to fix both.
10077         std::swap(LHS, RHS);
10078       case ISD::SETOGT:
10079       case ISD::SETGT:
10080       case ISD::SETGE:
10081         Opcode = X86ISD::FMIN;
10082         break;
10083
10084       case ISD::SETULT:
10085         // Converting this to a max would handle NaNs incorrectly.
10086         if (!DAG.isKnownNeverNaN(LHS) || !DAG.isKnownNeverNaN(RHS))
10087           break;
10088         Opcode = X86ISD::FMAX;
10089         break;
10090       case ISD::SETOLE:
10091         // Converting this to a max would handle comparisons between positive
10092         // and negative zero incorrectly, and swapping the operands would
10093         // cause it to handle NaNs incorrectly.
10094         if (!UnsafeFPMath &&
10095             !DAG.isKnownNeverZero(LHS) && !DAG.isKnownNeverZero(RHS)) {
10096           if (!DAG.isKnownNeverNaN(LHS) || !DAG.isKnownNeverNaN(RHS))
10097             break;
10098           std::swap(LHS, RHS);
10099         }
10100         Opcode = X86ISD::FMAX;
10101         break;
10102       case ISD::SETULE:
10103         // Converting this to a max would handle both negative zeros and NaNs
10104         // incorrectly, but we can swap the operands to fix both.
10105         std::swap(LHS, RHS);
10106       case ISD::SETOLT:
10107       case ISD::SETLT:
10108       case ISD::SETLE:
10109         Opcode = X86ISD::FMAX;
10110         break;
10111       }
10112     }
10113
10114     if (Opcode)
10115       return DAG.getNode(Opcode, DL, N->getValueType(0), LHS, RHS);
10116   }
10117
10118   // If this is a select between two integer constants, try to do some
10119   // optimizations.
10120   if (ConstantSDNode *TrueC = dyn_cast<ConstantSDNode>(LHS)) {
10121     if (ConstantSDNode *FalseC = dyn_cast<ConstantSDNode>(RHS))
10122       // Don't do this for crazy integer types.
10123       if (DAG.getTargetLoweringInfo().isTypeLegal(LHS.getValueType())) {
10124         // If this is efficiently invertible, canonicalize the LHSC/RHSC values
10125         // so that TrueC (the true value) is larger than FalseC.
10126         bool NeedsCondInvert = false;
10127
10128         if (TrueC->getAPIntValue().ult(FalseC->getAPIntValue()) &&
10129             // Efficiently invertible.
10130             (Cond.getOpcode() == ISD::SETCC ||  // setcc -> invertible.
10131              (Cond.getOpcode() == ISD::XOR &&   // xor(X, C) -> invertible.
10132               isa<ConstantSDNode>(Cond.getOperand(1))))) {
10133           NeedsCondInvert = true;
10134           std::swap(TrueC, FalseC);
10135         }
10136
10137         // Optimize C ? 8 : 0 -> zext(C) << 3.  Likewise for any pow2/0.
10138         if (FalseC->getAPIntValue() == 0 &&
10139             TrueC->getAPIntValue().isPowerOf2()) {
10140           if (NeedsCondInvert) // Invert the condition if needed.
10141             Cond = DAG.getNode(ISD::XOR, DL, Cond.getValueType(), Cond,
10142                                DAG.getConstant(1, Cond.getValueType()));
10143
10144           // Zero extend the condition if needed.
10145           Cond = DAG.getNode(ISD::ZERO_EXTEND, DL, LHS.getValueType(), Cond);
10146
10147           unsigned ShAmt = TrueC->getAPIntValue().logBase2();
10148           return DAG.getNode(ISD::SHL, DL, LHS.getValueType(), Cond,
10149                              DAG.getConstant(ShAmt, MVT::i8));
10150         }
10151
10152         // Optimize Cond ? cst+1 : cst -> zext(setcc(C)+cst.
10153         if (FalseC->getAPIntValue()+1 == TrueC->getAPIntValue()) {
10154           if (NeedsCondInvert) // Invert the condition if needed.
10155             Cond = DAG.getNode(ISD::XOR, DL, Cond.getValueType(), Cond,
10156                                DAG.getConstant(1, Cond.getValueType()));
10157
10158           // Zero extend the condition if needed.
10159           Cond = DAG.getNode(ISD::ZERO_EXTEND, DL,
10160                              FalseC->getValueType(0), Cond);
10161           return DAG.getNode(ISD::ADD, DL, Cond.getValueType(), Cond,
10162                              SDValue(FalseC, 0));
10163         }
10164
10165         // Optimize cases that will turn into an LEA instruction.  This requires
10166         // an i32 or i64 and an efficient multiplier (1, 2, 3, 4, 5, 8, 9).
10167         if (N->getValueType(0) == MVT::i32 || N->getValueType(0) == MVT::i64) {
10168           uint64_t Diff = TrueC->getZExtValue()-FalseC->getZExtValue();
10169           if (N->getValueType(0) == MVT::i32) Diff = (unsigned)Diff;
10170
10171           bool isFastMultiplier = false;
10172           if (Diff < 10) {
10173             switch ((unsigned char)Diff) {
10174               default: break;
10175               case 1:  // result = add base, cond
10176               case 2:  // result = lea base(    , cond*2)
10177               case 3:  // result = lea base(cond, cond*2)
10178               case 4:  // result = lea base(    , cond*4)
10179               case 5:  // result = lea base(cond, cond*4)
10180               case 8:  // result = lea base(    , cond*8)
10181               case 9:  // result = lea base(cond, cond*8)
10182                 isFastMultiplier = true;
10183                 break;
10184             }
10185           }
10186
10187           if (isFastMultiplier) {
10188             APInt Diff = TrueC->getAPIntValue()-FalseC->getAPIntValue();
10189             if (NeedsCondInvert) // Invert the condition if needed.
10190               Cond = DAG.getNode(ISD::XOR, DL, Cond.getValueType(), Cond,
10191                                  DAG.getConstant(1, Cond.getValueType()));
10192
10193             // Zero extend the condition if needed.
10194             Cond = DAG.getNode(ISD::ZERO_EXTEND, DL, FalseC->getValueType(0),
10195                                Cond);
10196             // Scale the condition by the difference.
10197             if (Diff != 1)
10198               Cond = DAG.getNode(ISD::MUL, DL, Cond.getValueType(), Cond,
10199                                  DAG.getConstant(Diff, Cond.getValueType()));
10200
10201             // Add the base if non-zero.
10202             if (FalseC->getAPIntValue() != 0)
10203               Cond = DAG.getNode(ISD::ADD, DL, Cond.getValueType(), Cond,
10204                                  SDValue(FalseC, 0));
10205             return Cond;
10206           }
10207         }
10208       }
10209   }
10210
10211   return SDValue();
10212 }
10213
10214 /// Optimize X86ISD::CMOV [LHS, RHS, CONDCODE (e.g. X86::COND_NE), CONDVAL]
10215 static SDValue PerformCMOVCombine(SDNode *N, SelectionDAG &DAG,
10216                                   TargetLowering::DAGCombinerInfo &DCI) {
10217   DebugLoc DL = N->getDebugLoc();
10218
10219   // If the flag operand isn't dead, don't touch this CMOV.
10220   if (N->getNumValues() == 2 && !SDValue(N, 1).use_empty())
10221     return SDValue();
10222
10223   // If this is a select between two integer constants, try to do some
10224   // optimizations.  Note that the operands are ordered the opposite of SELECT
10225   // operands.
10226   if (ConstantSDNode *TrueC = dyn_cast<ConstantSDNode>(N->getOperand(1))) {
10227     if (ConstantSDNode *FalseC = dyn_cast<ConstantSDNode>(N->getOperand(0))) {
10228       // Canonicalize the TrueC/FalseC values so that TrueC (the true value) is
10229       // larger than FalseC (the false value).
10230       X86::CondCode CC = (X86::CondCode)N->getConstantOperandVal(2);
10231
10232       if (TrueC->getAPIntValue().ult(FalseC->getAPIntValue())) {
10233         CC = X86::GetOppositeBranchCondition(CC);
10234         std::swap(TrueC, FalseC);
10235       }
10236
10237       // Optimize C ? 8 : 0 -> zext(setcc(C)) << 3.  Likewise for any pow2/0.
10238       // This is efficient for any integer data type (including i8/i16) and
10239       // shift amount.
10240       if (FalseC->getAPIntValue() == 0 && TrueC->getAPIntValue().isPowerOf2()) {
10241         SDValue Cond = N->getOperand(3);
10242         Cond = DAG.getNode(X86ISD::SETCC, DL, MVT::i8,
10243                            DAG.getConstant(CC, MVT::i8), Cond);
10244
10245         // Zero extend the condition if needed.
10246         Cond = DAG.getNode(ISD::ZERO_EXTEND, DL, TrueC->getValueType(0), Cond);
10247
10248         unsigned ShAmt = TrueC->getAPIntValue().logBase2();
10249         Cond = DAG.getNode(ISD::SHL, DL, Cond.getValueType(), Cond,
10250                            DAG.getConstant(ShAmt, MVT::i8));
10251         if (N->getNumValues() == 2)  // Dead flag value?
10252           return DCI.CombineTo(N, Cond, SDValue());
10253         return Cond;
10254       }
10255
10256       // Optimize Cond ? cst+1 : cst -> zext(setcc(C)+cst.  This is efficient
10257       // for any integer data type, including i8/i16.
10258       if (FalseC->getAPIntValue()+1 == TrueC->getAPIntValue()) {
10259         SDValue Cond = N->getOperand(3);
10260         Cond = DAG.getNode(X86ISD::SETCC, DL, MVT::i8,
10261                            DAG.getConstant(CC, MVT::i8), Cond);
10262
10263         // Zero extend the condition if needed.
10264         Cond = DAG.getNode(ISD::ZERO_EXTEND, DL,
10265                            FalseC->getValueType(0), Cond);
10266         Cond = DAG.getNode(ISD::ADD, DL, Cond.getValueType(), Cond,
10267                            SDValue(FalseC, 0));
10268
10269         if (N->getNumValues() == 2)  // Dead flag value?
10270           return DCI.CombineTo(N, Cond, SDValue());
10271         return Cond;
10272       }
10273
10274       // Optimize cases that will turn into an LEA instruction.  This requires
10275       // an i32 or i64 and an efficient multiplier (1, 2, 3, 4, 5, 8, 9).
10276       if (N->getValueType(0) == MVT::i32 || N->getValueType(0) == MVT::i64) {
10277         uint64_t Diff = TrueC->getZExtValue()-FalseC->getZExtValue();
10278         if (N->getValueType(0) == MVT::i32) Diff = (unsigned)Diff;
10279
10280         bool isFastMultiplier = false;
10281         if (Diff < 10) {
10282           switch ((unsigned char)Diff) {
10283           default: break;
10284           case 1:  // result = add base, cond
10285           case 2:  // result = lea base(    , cond*2)
10286           case 3:  // result = lea base(cond, cond*2)
10287           case 4:  // result = lea base(    , cond*4)
10288           case 5:  // result = lea base(cond, cond*4)
10289           case 8:  // result = lea base(    , cond*8)
10290           case 9:  // result = lea base(cond, cond*8)
10291             isFastMultiplier = true;
10292             break;
10293           }
10294         }
10295
10296         if (isFastMultiplier) {
10297           APInt Diff = TrueC->getAPIntValue()-FalseC->getAPIntValue();
10298           SDValue Cond = N->getOperand(3);
10299           Cond = DAG.getNode(X86ISD::SETCC, DL, MVT::i8,
10300                              DAG.getConstant(CC, MVT::i8), Cond);
10301           // Zero extend the condition if needed.
10302           Cond = DAG.getNode(ISD::ZERO_EXTEND, DL, FalseC->getValueType(0),
10303                              Cond);
10304           // Scale the condition by the difference.
10305           if (Diff != 1)
10306             Cond = DAG.getNode(ISD::MUL, DL, Cond.getValueType(), Cond,
10307                                DAG.getConstant(Diff, Cond.getValueType()));
10308
10309           // Add the base if non-zero.
10310           if (FalseC->getAPIntValue() != 0)
10311             Cond = DAG.getNode(ISD::ADD, DL, Cond.getValueType(), Cond,
10312                                SDValue(FalseC, 0));
10313           if (N->getNumValues() == 2)  // Dead flag value?
10314             return DCI.CombineTo(N, Cond, SDValue());
10315           return Cond;
10316         }
10317       }
10318     }
10319   }
10320   return SDValue();
10321 }
10322
10323
10324 /// PerformMulCombine - Optimize a single multiply with constant into two
10325 /// in order to implement it with two cheaper instructions, e.g.
10326 /// LEA + SHL, LEA + LEA.
10327 static SDValue PerformMulCombine(SDNode *N, SelectionDAG &DAG,
10328                                  TargetLowering::DAGCombinerInfo &DCI) {
10329   if (DCI.isBeforeLegalize() || DCI.isCalledByLegalizer())
10330     return SDValue();
10331
10332   EVT VT = N->getValueType(0);
10333   if (VT != MVT::i64)
10334     return SDValue();
10335
10336   ConstantSDNode *C = dyn_cast<ConstantSDNode>(N->getOperand(1));
10337   if (!C)
10338     return SDValue();
10339   uint64_t MulAmt = C->getZExtValue();
10340   if (isPowerOf2_64(MulAmt) || MulAmt == 3 || MulAmt == 5 || MulAmt == 9)
10341     return SDValue();
10342
10343   uint64_t MulAmt1 = 0;
10344   uint64_t MulAmt2 = 0;
10345   if ((MulAmt % 9) == 0) {
10346     MulAmt1 = 9;
10347     MulAmt2 = MulAmt / 9;
10348   } else if ((MulAmt % 5) == 0) {
10349     MulAmt1 = 5;
10350     MulAmt2 = MulAmt / 5;
10351   } else if ((MulAmt % 3) == 0) {
10352     MulAmt1 = 3;
10353     MulAmt2 = MulAmt / 3;
10354   }
10355   if (MulAmt2 &&
10356       (isPowerOf2_64(MulAmt2) || MulAmt2 == 3 || MulAmt2 == 5 || MulAmt2 == 9)){
10357     DebugLoc DL = N->getDebugLoc();
10358
10359     if (isPowerOf2_64(MulAmt2) &&
10360         !(N->hasOneUse() && N->use_begin()->getOpcode() == ISD::ADD))
10361       // If second multiplifer is pow2, issue it first. We want the multiply by
10362       // 3, 5, or 9 to be folded into the addressing mode unless the lone use
10363       // is an add.
10364       std::swap(MulAmt1, MulAmt2);
10365
10366     SDValue NewMul;
10367     if (isPowerOf2_64(MulAmt1))
10368       NewMul = DAG.getNode(ISD::SHL, DL, VT, N->getOperand(0),
10369                            DAG.getConstant(Log2_64(MulAmt1), MVT::i8));
10370     else
10371       NewMul = DAG.getNode(X86ISD::MUL_IMM, DL, VT, N->getOperand(0),
10372                            DAG.getConstant(MulAmt1, VT));
10373
10374     if (isPowerOf2_64(MulAmt2))
10375       NewMul = DAG.getNode(ISD::SHL, DL, VT, NewMul,
10376                            DAG.getConstant(Log2_64(MulAmt2), MVT::i8));
10377     else
10378       NewMul = DAG.getNode(X86ISD::MUL_IMM, DL, VT, NewMul,
10379                            DAG.getConstant(MulAmt2, VT));
10380
10381     // Do not add new nodes to DAG combiner worklist.
10382     DCI.CombineTo(N, NewMul, false);
10383   }
10384   return SDValue();
10385 }
10386
10387 static SDValue PerformSHLCombine(SDNode *N, SelectionDAG &DAG) {
10388   SDValue N0 = N->getOperand(0);
10389   SDValue N1 = N->getOperand(1);
10390   ConstantSDNode *N1C = dyn_cast<ConstantSDNode>(N1);
10391   EVT VT = N0.getValueType();
10392
10393   // fold (shl (and (setcc_c), c1), c2) -> (and setcc_c, (c1 << c2))
10394   // since the result of setcc_c is all zero's or all ones.
10395   if (N1C && N0.getOpcode() == ISD::AND &&
10396       N0.getOperand(1).getOpcode() == ISD::Constant) {
10397     SDValue N00 = N0.getOperand(0);
10398     if (N00.getOpcode() == X86ISD::SETCC_CARRY ||
10399         ((N00.getOpcode() == ISD::ANY_EXTEND ||
10400           N00.getOpcode() == ISD::ZERO_EXTEND) &&
10401          N00.getOperand(0).getOpcode() == X86ISD::SETCC_CARRY)) {
10402       APInt Mask = cast<ConstantSDNode>(N0.getOperand(1))->getAPIntValue();
10403       APInt ShAmt = N1C->getAPIntValue();
10404       Mask = Mask.shl(ShAmt);
10405       if (Mask != 0)
10406         return DAG.getNode(ISD::AND, N->getDebugLoc(), VT,
10407                            N00, DAG.getConstant(Mask, VT));
10408     }
10409   }
10410
10411   return SDValue();
10412 }
10413
10414 /// PerformShiftCombine - Transforms vector shift nodes to use vector shifts
10415 ///                       when possible.
10416 static SDValue PerformShiftCombine(SDNode* N, SelectionDAG &DAG,
10417                                    const X86Subtarget *Subtarget) {
10418   EVT VT = N->getValueType(0);
10419   if (!VT.isVector() && VT.isInteger() &&
10420       N->getOpcode() == ISD::SHL)
10421     return PerformSHLCombine(N, DAG);
10422
10423   // On X86 with SSE2 support, we can transform this to a vector shift if
10424   // all elements are shifted by the same amount.  We can't do this in legalize
10425   // because the a constant vector is typically transformed to a constant pool
10426   // so we have no knowledge of the shift amount.
10427   if (!Subtarget->hasSSE2())
10428     return SDValue();
10429
10430   if (VT != MVT::v2i64 && VT != MVT::v4i32 && VT != MVT::v8i16)
10431     return SDValue();
10432
10433   SDValue ShAmtOp = N->getOperand(1);
10434   EVT EltVT = VT.getVectorElementType();
10435   DebugLoc DL = N->getDebugLoc();
10436   SDValue BaseShAmt = SDValue();
10437   if (ShAmtOp.getOpcode() == ISD::BUILD_VECTOR) {
10438     unsigned NumElts = VT.getVectorNumElements();
10439     unsigned i = 0;
10440     for (; i != NumElts; ++i) {
10441       SDValue Arg = ShAmtOp.getOperand(i);
10442       if (Arg.getOpcode() == ISD::UNDEF) continue;
10443       BaseShAmt = Arg;
10444       break;
10445     }
10446     for (; i != NumElts; ++i) {
10447       SDValue Arg = ShAmtOp.getOperand(i);
10448       if (Arg.getOpcode() == ISD::UNDEF) continue;
10449       if (Arg != BaseShAmt) {
10450         return SDValue();
10451       }
10452     }
10453   } else if (ShAmtOp.getOpcode() == ISD::VECTOR_SHUFFLE &&
10454              cast<ShuffleVectorSDNode>(ShAmtOp)->isSplat()) {
10455     SDValue InVec = ShAmtOp.getOperand(0);
10456     if (InVec.getOpcode() == ISD::BUILD_VECTOR) {
10457       unsigned NumElts = InVec.getValueType().getVectorNumElements();
10458       unsigned i = 0;
10459       for (; i != NumElts; ++i) {
10460         SDValue Arg = InVec.getOperand(i);
10461         if (Arg.getOpcode() == ISD::UNDEF) continue;
10462         BaseShAmt = Arg;
10463         break;
10464       }
10465     } else if (InVec.getOpcode() == ISD::INSERT_VECTOR_ELT) {
10466        if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(InVec.getOperand(2))) {
10467          unsigned SplatIdx= cast<ShuffleVectorSDNode>(ShAmtOp)->getSplatIndex();
10468          if (C->getZExtValue() == SplatIdx)
10469            BaseShAmt = InVec.getOperand(1);
10470        }
10471     }
10472     if (BaseShAmt.getNode() == 0)
10473       BaseShAmt = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, DL, EltVT, ShAmtOp,
10474                               DAG.getIntPtrConstant(0));
10475   } else
10476     return SDValue();
10477
10478   // The shift amount is an i32.
10479   if (EltVT.bitsGT(MVT::i32))
10480     BaseShAmt = DAG.getNode(ISD::TRUNCATE, DL, MVT::i32, BaseShAmt);
10481   else if (EltVT.bitsLT(MVT::i32))
10482     BaseShAmt = DAG.getNode(ISD::ZERO_EXTEND, DL, MVT::i32, BaseShAmt);
10483
10484   // The shift amount is identical so we can do a vector shift.
10485   SDValue  ValOp = N->getOperand(0);
10486   switch (N->getOpcode()) {
10487   default:
10488     llvm_unreachable("Unknown shift opcode!");
10489     break;
10490   case ISD::SHL:
10491     if (VT == MVT::v2i64)
10492       return DAG.getNode(ISD::INTRINSIC_WO_CHAIN, DL, VT,
10493                          DAG.getConstant(Intrinsic::x86_sse2_pslli_q, MVT::i32),
10494                          ValOp, BaseShAmt);
10495     if (VT == MVT::v4i32)
10496       return DAG.getNode(ISD::INTRINSIC_WO_CHAIN, DL, VT,
10497                          DAG.getConstant(Intrinsic::x86_sse2_pslli_d, MVT::i32),
10498                          ValOp, BaseShAmt);
10499     if (VT == MVT::v8i16)
10500       return DAG.getNode(ISD::INTRINSIC_WO_CHAIN, DL, VT,
10501                          DAG.getConstant(Intrinsic::x86_sse2_pslli_w, MVT::i32),
10502                          ValOp, BaseShAmt);
10503     break;
10504   case ISD::SRA:
10505     if (VT == MVT::v4i32)
10506       return DAG.getNode(ISD::INTRINSIC_WO_CHAIN, DL, VT,
10507                          DAG.getConstant(Intrinsic::x86_sse2_psrai_d, MVT::i32),
10508                          ValOp, BaseShAmt);
10509     if (VT == MVT::v8i16)
10510       return DAG.getNode(ISD::INTRINSIC_WO_CHAIN, DL, VT,
10511                          DAG.getConstant(Intrinsic::x86_sse2_psrai_w, MVT::i32),
10512                          ValOp, BaseShAmt);
10513     break;
10514   case ISD::SRL:
10515     if (VT == MVT::v2i64)
10516       return DAG.getNode(ISD::INTRINSIC_WO_CHAIN, DL, VT,
10517                          DAG.getConstant(Intrinsic::x86_sse2_psrli_q, MVT::i32),
10518                          ValOp, BaseShAmt);
10519     if (VT == MVT::v4i32)
10520       return DAG.getNode(ISD::INTRINSIC_WO_CHAIN, DL, VT,
10521                          DAG.getConstant(Intrinsic::x86_sse2_psrli_d, MVT::i32),
10522                          ValOp, BaseShAmt);
10523     if (VT ==  MVT::v8i16)
10524       return DAG.getNode(ISD::INTRINSIC_WO_CHAIN, DL, VT,
10525                          DAG.getConstant(Intrinsic::x86_sse2_psrli_w, MVT::i32),
10526                          ValOp, BaseShAmt);
10527     break;
10528   }
10529   return SDValue();
10530 }
10531
10532 static SDValue PerformOrCombine(SDNode *N, SelectionDAG &DAG,
10533                                 TargetLowering::DAGCombinerInfo &DCI,
10534                                 const X86Subtarget *Subtarget) {
10535   if (DCI.isBeforeLegalizeOps())
10536     return SDValue();
10537
10538   EVT VT = N->getValueType(0);
10539   if (VT != MVT::i16 && VT != MVT::i32 && VT != MVT::i64)
10540     return SDValue();
10541
10542   // fold (or (x << c) | (y >> (64 - c))) ==> (shld64 x, y, c)
10543   SDValue N0 = N->getOperand(0);
10544   SDValue N1 = N->getOperand(1);
10545   if (N0.getOpcode() == ISD::SRL && N1.getOpcode() == ISD::SHL)
10546     std::swap(N0, N1);
10547   if (N0.getOpcode() != ISD::SHL || N1.getOpcode() != ISD::SRL)
10548     return SDValue();
10549   if (!N0.hasOneUse() || !N1.hasOneUse())
10550     return SDValue();
10551
10552   SDValue ShAmt0 = N0.getOperand(1);
10553   if (ShAmt0.getValueType() != MVT::i8)
10554     return SDValue();
10555   SDValue ShAmt1 = N1.getOperand(1);
10556   if (ShAmt1.getValueType() != MVT::i8)
10557     return SDValue();
10558   if (ShAmt0.getOpcode() == ISD::TRUNCATE)
10559     ShAmt0 = ShAmt0.getOperand(0);
10560   if (ShAmt1.getOpcode() == ISD::TRUNCATE)
10561     ShAmt1 = ShAmt1.getOperand(0);
10562
10563   DebugLoc DL = N->getDebugLoc();
10564   unsigned Opc = X86ISD::SHLD;
10565   SDValue Op0 = N0.getOperand(0);
10566   SDValue Op1 = N1.getOperand(0);
10567   if (ShAmt0.getOpcode() == ISD::SUB) {
10568     Opc = X86ISD::SHRD;
10569     std::swap(Op0, Op1);
10570     std::swap(ShAmt0, ShAmt1);
10571   }
10572
10573   unsigned Bits = VT.getSizeInBits();
10574   if (ShAmt1.getOpcode() == ISD::SUB) {
10575     SDValue Sum = ShAmt1.getOperand(0);
10576     if (ConstantSDNode *SumC = dyn_cast<ConstantSDNode>(Sum)) {
10577       SDValue ShAmt1Op1 = ShAmt1.getOperand(1);
10578       if (ShAmt1Op1.getNode()->getOpcode() == ISD::TRUNCATE)
10579         ShAmt1Op1 = ShAmt1Op1.getOperand(0);
10580       if (SumC->getSExtValue() == Bits && ShAmt1Op1 == ShAmt0)
10581         return DAG.getNode(Opc, DL, VT,
10582                            Op0, Op1,
10583                            DAG.getNode(ISD::TRUNCATE, DL,
10584                                        MVT::i8, ShAmt0));
10585     }
10586   } else if (ConstantSDNode *ShAmt1C = dyn_cast<ConstantSDNode>(ShAmt1)) {
10587     ConstantSDNode *ShAmt0C = dyn_cast<ConstantSDNode>(ShAmt0);
10588     if (ShAmt0C &&
10589         ShAmt0C->getSExtValue() + ShAmt1C->getSExtValue() == Bits)
10590       return DAG.getNode(Opc, DL, VT,
10591                          N0.getOperand(0), N1.getOperand(0),
10592                          DAG.getNode(ISD::TRUNCATE, DL,
10593                                        MVT::i8, ShAmt0));
10594   }
10595
10596   return SDValue();
10597 }
10598
10599 /// PerformSTORECombine - Do target-specific dag combines on STORE nodes.
10600 static SDValue PerformSTORECombine(SDNode *N, SelectionDAG &DAG,
10601                                    const X86Subtarget *Subtarget) {
10602   // Turn load->store of MMX types into GPR load/stores.  This avoids clobbering
10603   // the FP state in cases where an emms may be missing.
10604   // A preferable solution to the general problem is to figure out the right
10605   // places to insert EMMS.  This qualifies as a quick hack.
10606
10607   // Similarly, turn load->store of i64 into double load/stores in 32-bit mode.
10608   StoreSDNode *St = cast<StoreSDNode>(N);
10609   EVT VT = St->getValue().getValueType();
10610   if (VT.getSizeInBits() != 64)
10611     return SDValue();
10612
10613   const Function *F = DAG.getMachineFunction().getFunction();
10614   bool NoImplicitFloatOps = F->hasFnAttr(Attribute::NoImplicitFloat);
10615   bool F64IsLegal = !UseSoftFloat && !NoImplicitFloatOps
10616     && Subtarget->hasSSE2();
10617   if ((VT.isVector() ||
10618        (VT == MVT::i64 && F64IsLegal && !Subtarget->is64Bit())) &&
10619       isa<LoadSDNode>(St->getValue()) &&
10620       !cast<LoadSDNode>(St->getValue())->isVolatile() &&
10621       St->getChain().hasOneUse() && !St->isVolatile()) {
10622     SDNode* LdVal = St->getValue().getNode();
10623     LoadSDNode *Ld = 0;
10624     int TokenFactorIndex = -1;
10625     SmallVector<SDValue, 8> Ops;
10626     SDNode* ChainVal = St->getChain().getNode();
10627     // Must be a store of a load.  We currently handle two cases:  the load
10628     // is a direct child, and it's under an intervening TokenFactor.  It is
10629     // possible to dig deeper under nested TokenFactors.
10630     if (ChainVal == LdVal)
10631       Ld = cast<LoadSDNode>(St->getChain());
10632     else if (St->getValue().hasOneUse() &&
10633              ChainVal->getOpcode() == ISD::TokenFactor) {
10634       for (unsigned i=0, e = ChainVal->getNumOperands(); i != e; ++i) {
10635         if (ChainVal->getOperand(i).getNode() == LdVal) {
10636           TokenFactorIndex = i;
10637           Ld = cast<LoadSDNode>(St->getValue());
10638         } else
10639           Ops.push_back(ChainVal->getOperand(i));
10640       }
10641     }
10642
10643     if (!Ld || !ISD::isNormalLoad(Ld))
10644       return SDValue();
10645
10646     // If this is not the MMX case, i.e. we are just turning i64 load/store
10647     // into f64 load/store, avoid the transformation if there are multiple
10648     // uses of the loaded value.
10649     if (!VT.isVector() && !Ld->hasNUsesOfValue(1, 0))
10650       return SDValue();
10651
10652     DebugLoc LdDL = Ld->getDebugLoc();
10653     DebugLoc StDL = N->getDebugLoc();
10654     // If we are a 64-bit capable x86, lower to a single movq load/store pair.
10655     // Otherwise, if it's legal to use f64 SSE instructions, use f64 load/store
10656     // pair instead.
10657     if (Subtarget->is64Bit() || F64IsLegal) {
10658       EVT LdVT = Subtarget->is64Bit() ? MVT::i64 : MVT::f64;
10659       SDValue NewLd = DAG.getLoad(LdVT, LdDL, Ld->getChain(),
10660                                   Ld->getBasePtr(), Ld->getSrcValue(),
10661                                   Ld->getSrcValueOffset(), Ld->isVolatile(),
10662                                   Ld->isNonTemporal(), Ld->getAlignment());
10663       SDValue NewChain = NewLd.getValue(1);
10664       if (TokenFactorIndex != -1) {
10665         Ops.push_back(NewChain);
10666         NewChain = DAG.getNode(ISD::TokenFactor, LdDL, MVT::Other, &Ops[0],
10667                                Ops.size());
10668       }
10669       return DAG.getStore(NewChain, StDL, NewLd, St->getBasePtr(),
10670                           St->getSrcValue(), St->getSrcValueOffset(),
10671                           St->isVolatile(), St->isNonTemporal(),
10672                           St->getAlignment());
10673     }
10674
10675     // Otherwise, lower to two pairs of 32-bit loads / stores.
10676     SDValue LoAddr = Ld->getBasePtr();
10677     SDValue HiAddr = DAG.getNode(ISD::ADD, LdDL, MVT::i32, LoAddr,
10678                                  DAG.getConstant(4, MVT::i32));
10679
10680     SDValue LoLd = DAG.getLoad(MVT::i32, LdDL, Ld->getChain(), LoAddr,
10681                                Ld->getSrcValue(), Ld->getSrcValueOffset(),
10682                                Ld->isVolatile(), Ld->isNonTemporal(),
10683                                Ld->getAlignment());
10684     SDValue HiLd = DAG.getLoad(MVT::i32, LdDL, Ld->getChain(), HiAddr,
10685                                Ld->getSrcValue(), Ld->getSrcValueOffset()+4,
10686                                Ld->isVolatile(), Ld->isNonTemporal(),
10687                                MinAlign(Ld->getAlignment(), 4));
10688
10689     SDValue NewChain = LoLd.getValue(1);
10690     if (TokenFactorIndex != -1) {
10691       Ops.push_back(LoLd);
10692       Ops.push_back(HiLd);
10693       NewChain = DAG.getNode(ISD::TokenFactor, LdDL, MVT::Other, &Ops[0],
10694                              Ops.size());
10695     }
10696
10697     LoAddr = St->getBasePtr();
10698     HiAddr = DAG.getNode(ISD::ADD, StDL, MVT::i32, LoAddr,
10699                          DAG.getConstant(4, MVT::i32));
10700
10701     SDValue LoSt = DAG.getStore(NewChain, StDL, LoLd, LoAddr,
10702                                 St->getSrcValue(), St->getSrcValueOffset(),
10703                                 St->isVolatile(), St->isNonTemporal(),
10704                                 St->getAlignment());
10705     SDValue HiSt = DAG.getStore(NewChain, StDL, HiLd, HiAddr,
10706                                 St->getSrcValue(),
10707                                 St->getSrcValueOffset() + 4,
10708                                 St->isVolatile(),
10709                                 St->isNonTemporal(),
10710                                 MinAlign(St->getAlignment(), 4));
10711     return DAG.getNode(ISD::TokenFactor, StDL, MVT::Other, LoSt, HiSt);
10712   }
10713   return SDValue();
10714 }
10715
10716 /// PerformFORCombine - Do target-specific dag combines on X86ISD::FOR and
10717 /// X86ISD::FXOR nodes.
10718 static SDValue PerformFORCombine(SDNode *N, SelectionDAG &DAG) {
10719   assert(N->getOpcode() == X86ISD::FOR || N->getOpcode() == X86ISD::FXOR);
10720   // F[X]OR(0.0, x) -> x
10721   // F[X]OR(x, 0.0) -> x
10722   if (ConstantFPSDNode *C = dyn_cast<ConstantFPSDNode>(N->getOperand(0)))
10723     if (C->getValueAPF().isPosZero())
10724       return N->getOperand(1);
10725   if (ConstantFPSDNode *C = dyn_cast<ConstantFPSDNode>(N->getOperand(1)))
10726     if (C->getValueAPF().isPosZero())
10727       return N->getOperand(0);
10728   return SDValue();
10729 }
10730
10731 /// PerformFANDCombine - Do target-specific dag combines on X86ISD::FAND nodes.
10732 static SDValue PerformFANDCombine(SDNode *N, SelectionDAG &DAG) {
10733   // FAND(0.0, x) -> 0.0
10734   // FAND(x, 0.0) -> 0.0
10735   if (ConstantFPSDNode *C = dyn_cast<ConstantFPSDNode>(N->getOperand(0)))
10736     if (C->getValueAPF().isPosZero())
10737       return N->getOperand(0);
10738   if (ConstantFPSDNode *C = dyn_cast<ConstantFPSDNode>(N->getOperand(1)))
10739     if (C->getValueAPF().isPosZero())
10740       return N->getOperand(1);
10741   return SDValue();
10742 }
10743
10744 static SDValue PerformBTCombine(SDNode *N,
10745                                 SelectionDAG &DAG,
10746                                 TargetLowering::DAGCombinerInfo &DCI) {
10747   // BT ignores high bits in the bit index operand.
10748   SDValue Op1 = N->getOperand(1);
10749   if (Op1.hasOneUse()) {
10750     unsigned BitWidth = Op1.getValueSizeInBits();
10751     APInt DemandedMask = APInt::getLowBitsSet(BitWidth, Log2_32(BitWidth));
10752     APInt KnownZero, KnownOne;
10753     TargetLowering::TargetLoweringOpt TLO(DAG, !DCI.isBeforeLegalize(),
10754                                           !DCI.isBeforeLegalizeOps());
10755     const TargetLowering &TLI = DAG.getTargetLoweringInfo();
10756     if (TLO.ShrinkDemandedConstant(Op1, DemandedMask) ||
10757         TLI.SimplifyDemandedBits(Op1, DemandedMask, KnownZero, KnownOne, TLO))
10758       DCI.CommitTargetLoweringOpt(TLO);
10759   }
10760   return SDValue();
10761 }
10762
10763 static SDValue PerformVZEXT_MOVLCombine(SDNode *N, SelectionDAG &DAG) {
10764   SDValue Op = N->getOperand(0);
10765   if (Op.getOpcode() == ISD::BIT_CONVERT)
10766     Op = Op.getOperand(0);
10767   EVT VT = N->getValueType(0), OpVT = Op.getValueType();
10768   if (Op.getOpcode() == X86ISD::VZEXT_LOAD &&
10769       VT.getVectorElementType().getSizeInBits() ==
10770       OpVT.getVectorElementType().getSizeInBits()) {
10771     return DAG.getNode(ISD::BIT_CONVERT, N->getDebugLoc(), VT, Op);
10772   }
10773   return SDValue();
10774 }
10775
10776 static SDValue PerformZExtCombine(SDNode *N, SelectionDAG &DAG) {
10777   // (i32 zext (and (i8  x86isd::setcc_carry), 1)) ->
10778   //           (and (i32 x86isd::setcc_carry), 1)
10779   // This eliminates the zext. This transformation is necessary because
10780   // ISD::SETCC is always legalized to i8.
10781   DebugLoc dl = N->getDebugLoc();
10782   SDValue N0 = N->getOperand(0);
10783   EVT VT = N->getValueType(0);
10784   if (N0.getOpcode() == ISD::AND &&
10785       N0.hasOneUse() &&
10786       N0.getOperand(0).hasOneUse()) {
10787     SDValue N00 = N0.getOperand(0);
10788     if (N00.getOpcode() != X86ISD::SETCC_CARRY)
10789       return SDValue();
10790     ConstantSDNode *C = dyn_cast<ConstantSDNode>(N0.getOperand(1));
10791     if (!C || C->getZExtValue() != 1)
10792       return SDValue();
10793     return DAG.getNode(ISD::AND, dl, VT,
10794                        DAG.getNode(X86ISD::SETCC_CARRY, dl, VT,
10795                                    N00.getOperand(0), N00.getOperand(1)),
10796                        DAG.getConstant(1, VT));
10797   }
10798
10799   return SDValue();
10800 }
10801
10802 SDValue X86TargetLowering::PerformDAGCombine(SDNode *N,
10803                                              DAGCombinerInfo &DCI) const {
10804   SelectionDAG &DAG = DCI.DAG;
10805   switch (N->getOpcode()) {
10806   default: break;
10807   case ISD::EXTRACT_VECTOR_ELT:
10808                         return PerformEXTRACT_VECTOR_ELTCombine(N, DAG, *this);
10809   case ISD::SELECT:         return PerformSELECTCombine(N, DAG, Subtarget);
10810   case X86ISD::CMOV:        return PerformCMOVCombine(N, DAG, DCI);
10811   case ISD::MUL:            return PerformMulCombine(N, DAG, DCI);
10812   case ISD::SHL:
10813   case ISD::SRA:
10814   case ISD::SRL:            return PerformShiftCombine(N, DAG, Subtarget);
10815   case ISD::OR:             return PerformOrCombine(N, DAG, DCI, Subtarget);
10816   case ISD::STORE:          return PerformSTORECombine(N, DAG, Subtarget);
10817   case X86ISD::FXOR:
10818   case X86ISD::FOR:         return PerformFORCombine(N, DAG);
10819   case X86ISD::FAND:        return PerformFANDCombine(N, DAG);
10820   case X86ISD::BT:          return PerformBTCombine(N, DAG, DCI);
10821   case X86ISD::VZEXT_MOVL:  return PerformVZEXT_MOVLCombine(N, DAG);
10822   case ISD::ZERO_EXTEND:    return PerformZExtCombine(N, DAG);
10823   case X86ISD::SHUFPS:      // Handle all target specific shuffles
10824   case X86ISD::SHUFPD:
10825   case X86ISD::PALIGN:
10826   case X86ISD::PUNPCKHBW:
10827   case X86ISD::PUNPCKHWD:
10828   case X86ISD::PUNPCKHDQ:
10829   case X86ISD::PUNPCKHQDQ:
10830   case X86ISD::UNPCKHPS:
10831   case X86ISD::UNPCKHPD:
10832   case X86ISD::PUNPCKLBW:
10833   case X86ISD::PUNPCKLWD:
10834   case X86ISD::PUNPCKLDQ:
10835   case X86ISD::PUNPCKLQDQ:
10836   case X86ISD::UNPCKLPS:
10837   case X86ISD::UNPCKLPD:
10838   case X86ISD::MOVHLPS:
10839   case X86ISD::MOVLHPS:
10840   case X86ISD::PSHUFD:
10841   case X86ISD::PSHUFHW:
10842   case X86ISD::PSHUFLW:
10843   case X86ISD::MOVSS:
10844   case X86ISD::MOVSD:
10845   case ISD::VECTOR_SHUFFLE: return PerformShuffleCombine(N, DAG, *this);
10846   }
10847
10848   return SDValue();
10849 }
10850
10851 /// isTypeDesirableForOp - Return true if the target has native support for
10852 /// the specified value type and it is 'desirable' to use the type for the
10853 /// given node type. e.g. On x86 i16 is legal, but undesirable since i16
10854 /// instruction encodings are longer and some i16 instructions are slow.
10855 bool X86TargetLowering::isTypeDesirableForOp(unsigned Opc, EVT VT) const {
10856   if (!isTypeLegal(VT))
10857     return false;
10858   if (VT != MVT::i16)
10859     return true;
10860
10861   switch (Opc) {
10862   default:
10863     return true;
10864   case ISD::LOAD:
10865   case ISD::SIGN_EXTEND:
10866   case ISD::ZERO_EXTEND:
10867   case ISD::ANY_EXTEND:
10868   case ISD::SHL:
10869   case ISD::SRL:
10870   case ISD::SUB:
10871   case ISD::ADD:
10872   case ISD::MUL:
10873   case ISD::AND:
10874   case ISD::OR:
10875   case ISD::XOR:
10876     return false;
10877   }
10878 }
10879
10880 /// IsDesirableToPromoteOp - This method query the target whether it is
10881 /// beneficial for dag combiner to promote the specified node. If true, it
10882 /// should return the desired promotion type by reference.
10883 bool X86TargetLowering::IsDesirableToPromoteOp(SDValue Op, EVT &PVT) const {
10884   EVT VT = Op.getValueType();
10885   if (VT != MVT::i16)
10886     return false;
10887
10888   bool Promote = false;
10889   bool Commute = false;
10890   switch (Op.getOpcode()) {
10891   default: break;
10892   case ISD::LOAD: {
10893     LoadSDNode *LD = cast<LoadSDNode>(Op);
10894     // If the non-extending load has a single use and it's not live out, then it
10895     // might be folded.
10896     if (LD->getExtensionType() == ISD::NON_EXTLOAD /*&&
10897                                                      Op.hasOneUse()*/) {
10898       for (SDNode::use_iterator UI = Op.getNode()->use_begin(),
10899              UE = Op.getNode()->use_end(); UI != UE; ++UI) {
10900         // The only case where we'd want to promote LOAD (rather then it being
10901         // promoted as an operand is when it's only use is liveout.
10902         if (UI->getOpcode() != ISD::CopyToReg)
10903           return false;
10904       }
10905     }
10906     Promote = true;
10907     break;
10908   }
10909   case ISD::SIGN_EXTEND:
10910   case ISD::ZERO_EXTEND:
10911   case ISD::ANY_EXTEND:
10912     Promote = true;
10913     break;
10914   case ISD::SHL:
10915   case ISD::SRL: {
10916     SDValue N0 = Op.getOperand(0);
10917     // Look out for (store (shl (load), x)).
10918     if (MayFoldLoad(N0) && MayFoldIntoStore(Op))
10919       return false;
10920     Promote = true;
10921     break;
10922   }
10923   case ISD::ADD:
10924   case ISD::MUL:
10925   case ISD::AND:
10926   case ISD::OR:
10927   case ISD::XOR:
10928     Commute = true;
10929     // fallthrough
10930   case ISD::SUB: {
10931     SDValue N0 = Op.getOperand(0);
10932     SDValue N1 = Op.getOperand(1);
10933     if (!Commute && MayFoldLoad(N1))
10934       return false;
10935     // Avoid disabling potential load folding opportunities.
10936     if (MayFoldLoad(N0) && (!isa<ConstantSDNode>(N1) || MayFoldIntoStore(Op)))
10937       return false;
10938     if (MayFoldLoad(N1) && (!isa<ConstantSDNode>(N0) || MayFoldIntoStore(Op)))
10939       return false;
10940     Promote = true;
10941   }
10942   }
10943
10944   PVT = MVT::i32;
10945   return Promote;
10946 }
10947
10948 //===----------------------------------------------------------------------===//
10949 //                           X86 Inline Assembly Support
10950 //===----------------------------------------------------------------------===//
10951
10952 static bool LowerToBSwap(CallInst *CI) {
10953   // FIXME: this should verify that we are targetting a 486 or better.  If not,
10954   // we will turn this bswap into something that will be lowered to logical ops
10955   // instead of emitting the bswap asm.  For now, we don't support 486 or lower
10956   // so don't worry about this.
10957
10958   // Verify this is a simple bswap.
10959   if (CI->getNumArgOperands() != 1 ||
10960       CI->getType() != CI->getArgOperand(0)->getType() ||
10961       !CI->getType()->isIntegerTy())
10962     return false;
10963
10964   const IntegerType *Ty = dyn_cast<IntegerType>(CI->getType());
10965   if (!Ty || Ty->getBitWidth() % 16 != 0)
10966     return false;
10967
10968   // Okay, we can do this xform, do so now.
10969   const Type *Tys[] = { Ty };
10970   Module *M = CI->getParent()->getParent()->getParent();
10971   Constant *Int = Intrinsic::getDeclaration(M, Intrinsic::bswap, Tys, 1);
10972
10973   Value *Op = CI->getArgOperand(0);
10974   Op = CallInst::Create(Int, Op, CI->getName(), CI);
10975
10976   CI->replaceAllUsesWith(Op);
10977   CI->eraseFromParent();
10978   return true;
10979 }
10980
10981 bool X86TargetLowering::ExpandInlineAsm(CallInst *CI) const {
10982   InlineAsm *IA = cast<InlineAsm>(CI->getCalledValue());
10983   std::vector<InlineAsm::ConstraintInfo> Constraints = IA->ParseConstraints();
10984
10985   std::string AsmStr = IA->getAsmString();
10986
10987   // TODO: should remove alternatives from the asmstring: "foo {a|b}" -> "foo a"
10988   SmallVector<StringRef, 4> AsmPieces;
10989   SplitString(AsmStr, AsmPieces, "\n");  // ; as separator?
10990
10991   switch (AsmPieces.size()) {
10992   default: return false;
10993   case 1:
10994     AsmStr = AsmPieces[0];
10995     AsmPieces.clear();
10996     SplitString(AsmStr, AsmPieces, " \t");  // Split with whitespace.
10997
10998     // bswap $0
10999     if (AsmPieces.size() == 2 &&
11000         (AsmPieces[0] == "bswap" ||
11001          AsmPieces[0] == "bswapq" ||
11002          AsmPieces[0] == "bswapl") &&
11003         (AsmPieces[1] == "$0" ||
11004          AsmPieces[1] == "${0:q}")) {
11005       // No need to check constraints, nothing other than the equivalent of
11006       // "=r,0" would be valid here.
11007       return LowerToBSwap(CI);
11008     }
11009     // rorw $$8, ${0:w}  -->  llvm.bswap.i16
11010     if (CI->getType()->isIntegerTy(16) &&
11011         AsmPieces.size() == 3 &&
11012         (AsmPieces[0] == "rorw" || AsmPieces[0] == "rolw") &&
11013         AsmPieces[1] == "$$8," &&
11014         AsmPieces[2] == "${0:w}" &&
11015         IA->getConstraintString().compare(0, 5, "=r,0,") == 0) {
11016       AsmPieces.clear();
11017       const std::string &Constraints = IA->getConstraintString();
11018       SplitString(StringRef(Constraints).substr(5), AsmPieces, ",");
11019       std::sort(AsmPieces.begin(), AsmPieces.end());
11020       if (AsmPieces.size() == 4 &&
11021           AsmPieces[0] == "~{cc}" &&
11022           AsmPieces[1] == "~{dirflag}" &&
11023           AsmPieces[2] == "~{flags}" &&
11024           AsmPieces[3] == "~{fpsr}") {
11025         return LowerToBSwap(CI);
11026       }
11027     }
11028     break;
11029   case 3:
11030     if (CI->getType()->isIntegerTy(64) &&
11031         Constraints.size() >= 2 &&
11032         Constraints[0].Codes.size() == 1 && Constraints[0].Codes[0] == "A" &&
11033         Constraints[1].Codes.size() == 1 && Constraints[1].Codes[0] == "0") {
11034       // bswap %eax / bswap %edx / xchgl %eax, %edx  -> llvm.bswap.i64
11035       SmallVector<StringRef, 4> Words;
11036       SplitString(AsmPieces[0], Words, " \t");
11037       if (Words.size() == 2 && Words[0] == "bswap" && Words[1] == "%eax") {
11038         Words.clear();
11039         SplitString(AsmPieces[1], Words, " \t");
11040         if (Words.size() == 2 && Words[0] == "bswap" && Words[1] == "%edx") {
11041           Words.clear();
11042           SplitString(AsmPieces[2], Words, " \t,");
11043           if (Words.size() == 3 && Words[0] == "xchgl" && Words[1] == "%eax" &&
11044               Words[2] == "%edx") {
11045             return LowerToBSwap(CI);
11046           }
11047         }
11048       }
11049     }
11050     break;
11051   }
11052   return false;
11053 }
11054
11055
11056
11057 /// getConstraintType - Given a constraint letter, return the type of
11058 /// constraint it is for this target.
11059 X86TargetLowering::ConstraintType
11060 X86TargetLowering::getConstraintType(const std::string &Constraint) const {
11061   if (Constraint.size() == 1) {
11062     switch (Constraint[0]) {
11063     case 'A':
11064       return C_Register;
11065     case 'f':
11066     case 'r':
11067     case 'R':
11068     case 'l':
11069     case 'q':
11070     case 'Q':
11071     case 'x':
11072     case 'y':
11073     case 'Y':
11074       return C_RegisterClass;
11075     case 'e':
11076     case 'Z':
11077       return C_Other;
11078     default:
11079       break;
11080     }
11081   }
11082   return TargetLowering::getConstraintType(Constraint);
11083 }
11084
11085 /// LowerXConstraint - try to replace an X constraint, which matches anything,
11086 /// with another that has more specific requirements based on the type of the
11087 /// corresponding operand.
11088 const char *X86TargetLowering::
11089 LowerXConstraint(EVT ConstraintVT) const {
11090   // FP X constraints get lowered to SSE1/2 registers if available, otherwise
11091   // 'f' like normal targets.
11092   if (ConstraintVT.isFloatingPoint()) {
11093     if (Subtarget->hasSSE2())
11094       return "Y";
11095     if (Subtarget->hasSSE1())
11096       return "x";
11097   }
11098
11099   return TargetLowering::LowerXConstraint(ConstraintVT);
11100 }
11101
11102 /// LowerAsmOperandForConstraint - Lower the specified operand into the Ops
11103 /// vector.  If it is invalid, don't add anything to Ops.
11104 void X86TargetLowering::LowerAsmOperandForConstraint(SDValue Op,
11105                                                      char Constraint,
11106                                                      std::vector<SDValue>&Ops,
11107                                                      SelectionDAG &DAG) const {
11108   SDValue Result(0, 0);
11109
11110   switch (Constraint) {
11111   default: break;
11112   case 'I':
11113     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op)) {
11114       if (C->getZExtValue() <= 31) {
11115         Result = DAG.getTargetConstant(C->getZExtValue(), Op.getValueType());
11116         break;
11117       }
11118     }
11119     return;
11120   case 'J':
11121     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op)) {
11122       if (C->getZExtValue() <= 63) {
11123         Result = DAG.getTargetConstant(C->getZExtValue(), Op.getValueType());
11124         break;
11125       }
11126     }
11127     return;
11128   case 'K':
11129     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op)) {
11130       if ((int8_t)C->getSExtValue() == C->getSExtValue()) {
11131         Result = DAG.getTargetConstant(C->getZExtValue(), Op.getValueType());
11132         break;
11133       }
11134     }
11135     return;
11136   case 'N':
11137     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op)) {
11138       if (C->getZExtValue() <= 255) {
11139         Result = DAG.getTargetConstant(C->getZExtValue(), Op.getValueType());
11140         break;
11141       }
11142     }
11143     return;
11144   case 'e': {
11145     // 32-bit signed value
11146     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op)) {
11147       if (ConstantInt::isValueValidForType(Type::getInt32Ty(*DAG.getContext()),
11148                                            C->getSExtValue())) {
11149         // Widen to 64 bits here to get it sign extended.
11150         Result = DAG.getTargetConstant(C->getSExtValue(), MVT::i64);
11151         break;
11152       }
11153     // FIXME gcc accepts some relocatable values here too, but only in certain
11154     // memory models; it's complicated.
11155     }
11156     return;
11157   }
11158   case 'Z': {
11159     // 32-bit unsigned value
11160     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op)) {
11161       if (ConstantInt::isValueValidForType(Type::getInt32Ty(*DAG.getContext()),
11162                                            C->getZExtValue())) {
11163         Result = DAG.getTargetConstant(C->getZExtValue(), Op.getValueType());
11164         break;
11165       }
11166     }
11167     // FIXME gcc accepts some relocatable values here too, but only in certain
11168     // memory models; it's complicated.
11169     return;
11170   }
11171   case 'i': {
11172     // Literal immediates are always ok.
11173     if (ConstantSDNode *CST = dyn_cast<ConstantSDNode>(Op)) {
11174       // Widen to 64 bits here to get it sign extended.
11175       Result = DAG.getTargetConstant(CST->getSExtValue(), MVT::i64);
11176       break;
11177     }
11178
11179     // In any sort of PIC mode addresses need to be computed at runtime by
11180     // adding in a register or some sort of table lookup.  These can't
11181     // be used as immediates.
11182     if (Subtarget->isPICStyleGOT() || Subtarget->isPICStyleStubPIC())
11183       return;
11184
11185     // If we are in non-pic codegen mode, we allow the address of a global (with
11186     // an optional displacement) to be used with 'i'.
11187     GlobalAddressSDNode *GA = 0;
11188     int64_t Offset = 0;
11189
11190     // Match either (GA), (GA+C), (GA+C1+C2), etc.
11191     while (1) {
11192       if ((GA = dyn_cast<GlobalAddressSDNode>(Op))) {
11193         Offset += GA->getOffset();
11194         break;
11195       } else if (Op.getOpcode() == ISD::ADD) {
11196         if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op.getOperand(1))) {
11197           Offset += C->getZExtValue();
11198           Op = Op.getOperand(0);
11199           continue;
11200         }
11201       } else if (Op.getOpcode() == ISD::SUB) {
11202         if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op.getOperand(1))) {
11203           Offset += -C->getZExtValue();
11204           Op = Op.getOperand(0);
11205           continue;
11206         }
11207       }
11208
11209       // Otherwise, this isn't something we can handle, reject it.
11210       return;
11211     }
11212
11213     const GlobalValue *GV = GA->getGlobal();
11214     // If we require an extra load to get this address, as in PIC mode, we
11215     // can't accept it.
11216     if (isGlobalStubReference(Subtarget->ClassifyGlobalReference(GV,
11217                                                         getTargetMachine())))
11218       return;
11219
11220     Result = DAG.getTargetGlobalAddress(GV, Op.getDebugLoc(),
11221                                         GA->getValueType(0), Offset);
11222     break;
11223   }
11224   }
11225
11226   if (Result.getNode()) {
11227     Ops.push_back(Result);
11228     return;
11229   }
11230   return TargetLowering::LowerAsmOperandForConstraint(Op, Constraint, Ops, DAG);
11231 }
11232
11233 std::vector<unsigned> X86TargetLowering::
11234 getRegClassForInlineAsmConstraint(const std::string &Constraint,
11235                                   EVT VT) const {
11236   if (Constraint.size() == 1) {
11237     // FIXME: not handling fp-stack yet!
11238     switch (Constraint[0]) {      // GCC X86 Constraint Letters
11239     default: break;  // Unknown constraint letter
11240     case 'q':   // GENERAL_REGS in 64-bit mode, Q_REGS in 32-bit mode.
11241       if (Subtarget->is64Bit()) {
11242         if (VT == MVT::i32)
11243           return make_vector<unsigned>(X86::EAX, X86::EDX, X86::ECX, X86::EBX,
11244                                        X86::ESI, X86::EDI, X86::R8D, X86::R9D,
11245                                        X86::R10D,X86::R11D,X86::R12D,
11246                                        X86::R13D,X86::R14D,X86::R15D,
11247                                        X86::EBP, X86::ESP, 0);
11248         else if (VT == MVT::i16)
11249           return make_vector<unsigned>(X86::AX,  X86::DX,  X86::CX, X86::BX,
11250                                        X86::SI,  X86::DI,  X86::R8W,X86::R9W,
11251                                        X86::R10W,X86::R11W,X86::R12W,
11252                                        X86::R13W,X86::R14W,X86::R15W,
11253                                        X86::BP,  X86::SP, 0);
11254         else if (VT == MVT::i8)
11255           return make_vector<unsigned>(X86::AL,  X86::DL,  X86::CL, X86::BL,
11256                                        X86::SIL, X86::DIL, X86::R8B,X86::R9B,
11257                                        X86::R10B,X86::R11B,X86::R12B,
11258                                        X86::R13B,X86::R14B,X86::R15B,
11259                                        X86::BPL, X86::SPL, 0);
11260
11261         else if (VT == MVT::i64)
11262           return make_vector<unsigned>(X86::RAX, X86::RDX, X86::RCX, X86::RBX,
11263                                        X86::RSI, X86::RDI, X86::R8,  X86::R9,
11264                                        X86::R10, X86::R11, X86::R12,
11265                                        X86::R13, X86::R14, X86::R15,
11266                                        X86::RBP, X86::RSP, 0);
11267
11268         break;
11269       }
11270       // 32-bit fallthrough
11271     case 'Q':   // Q_REGS
11272       if (VT == MVT::i32)
11273         return make_vector<unsigned>(X86::EAX, X86::EDX, X86::ECX, X86::EBX, 0);
11274       else if (VT == MVT::i16)
11275         return make_vector<unsigned>(X86::AX, X86::DX, X86::CX, X86::BX, 0);
11276       else if (VT == MVT::i8)
11277         return make_vector<unsigned>(X86::AL, X86::DL, X86::CL, X86::BL, 0);
11278       else if (VT == MVT::i64)
11279         return make_vector<unsigned>(X86::RAX, X86::RDX, X86::RCX, X86::RBX, 0);
11280       break;
11281     }
11282   }
11283
11284   return std::vector<unsigned>();
11285 }
11286
11287 std::pair<unsigned, const TargetRegisterClass*>
11288 X86TargetLowering::getRegForInlineAsmConstraint(const std::string &Constraint,
11289                                                 EVT VT) const {
11290   // First, see if this is a constraint that directly corresponds to an LLVM
11291   // register class.
11292   if (Constraint.size() == 1) {
11293     // GCC Constraint Letters
11294     switch (Constraint[0]) {
11295     default: break;
11296     case 'r':   // GENERAL_REGS
11297     case 'l':   // INDEX_REGS
11298       if (VT == MVT::i8)
11299         return std::make_pair(0U, X86::GR8RegisterClass);
11300       if (VT == MVT::i16)
11301         return std::make_pair(0U, X86::GR16RegisterClass);
11302       if (VT == MVT::i32 || !Subtarget->is64Bit())
11303         return std::make_pair(0U, X86::GR32RegisterClass);
11304       return std::make_pair(0U, X86::GR64RegisterClass);
11305     case 'R':   // LEGACY_REGS
11306       if (VT == MVT::i8)
11307         return std::make_pair(0U, X86::GR8_NOREXRegisterClass);
11308       if (VT == MVT::i16)
11309         return std::make_pair(0U, X86::GR16_NOREXRegisterClass);
11310       if (VT == MVT::i32 || !Subtarget->is64Bit())
11311         return std::make_pair(0U, X86::GR32_NOREXRegisterClass);
11312       return std::make_pair(0U, X86::GR64_NOREXRegisterClass);
11313     case 'f':  // FP Stack registers.
11314       // If SSE is enabled for this VT, use f80 to ensure the isel moves the
11315       // value to the correct fpstack register class.
11316       if (VT == MVT::f32 && !isScalarFPTypeInSSEReg(VT))
11317         return std::make_pair(0U, X86::RFP32RegisterClass);
11318       if (VT == MVT::f64 && !isScalarFPTypeInSSEReg(VT))
11319         return std::make_pair(0U, X86::RFP64RegisterClass);
11320       return std::make_pair(0U, X86::RFP80RegisterClass);
11321     case 'y':   // MMX_REGS if MMX allowed.
11322       if (!Subtarget->hasMMX()) break;
11323       return std::make_pair(0U, X86::VR64RegisterClass);
11324     case 'Y':   // SSE_REGS if SSE2 allowed
11325       if (!Subtarget->hasSSE2()) break;
11326       // FALL THROUGH.
11327     case 'x':   // SSE_REGS if SSE1 allowed
11328       if (!Subtarget->hasSSE1()) break;
11329
11330       switch (VT.getSimpleVT().SimpleTy) {
11331       default: break;
11332       // Scalar SSE types.
11333       case MVT::f32:
11334       case MVT::i32:
11335         return std::make_pair(0U, X86::FR32RegisterClass);
11336       case MVT::f64:
11337       case MVT::i64:
11338         return std::make_pair(0U, X86::FR64RegisterClass);
11339       // Vector types.
11340       case MVT::v16i8:
11341       case MVT::v8i16:
11342       case MVT::v4i32:
11343       case MVT::v2i64:
11344       case MVT::v4f32:
11345       case MVT::v2f64:
11346         return std::make_pair(0U, X86::VR128RegisterClass);
11347       }
11348       break;
11349     }
11350   }
11351
11352   // Use the default implementation in TargetLowering to convert the register
11353   // constraint into a member of a register class.
11354   std::pair<unsigned, const TargetRegisterClass*> Res;
11355   Res = TargetLowering::getRegForInlineAsmConstraint(Constraint, VT);
11356
11357   // Not found as a standard register?
11358   if (Res.second == 0) {
11359     // Map st(0) -> st(7) -> ST0
11360     if (Constraint.size() == 7 && Constraint[0] == '{' &&
11361         tolower(Constraint[1]) == 's' &&
11362         tolower(Constraint[2]) == 't' &&
11363         Constraint[3] == '(' &&
11364         (Constraint[4] >= '0' && Constraint[4] <= '7') &&
11365         Constraint[5] == ')' &&
11366         Constraint[6] == '}') {
11367
11368       Res.first = X86::ST0+Constraint[4]-'0';
11369       Res.second = X86::RFP80RegisterClass;
11370       return Res;
11371     }
11372
11373     // GCC allows "st(0)" to be called just plain "st".
11374     if (StringRef("{st}").equals_lower(Constraint)) {
11375       Res.first = X86::ST0;
11376       Res.second = X86::RFP80RegisterClass;
11377       return Res;
11378     }
11379
11380     // flags -> EFLAGS
11381     if (StringRef("{flags}").equals_lower(Constraint)) {
11382       Res.first = X86::EFLAGS;
11383       Res.second = X86::CCRRegisterClass;
11384       return Res;
11385     }
11386
11387     // 'A' means EAX + EDX.
11388     if (Constraint == "A") {
11389       Res.first = X86::EAX;
11390       Res.second = X86::GR32_ADRegisterClass;
11391       return Res;
11392     }
11393     return Res;
11394   }
11395
11396   // Otherwise, check to see if this is a register class of the wrong value
11397   // type.  For example, we want to map "{ax},i32" -> {eax}, we don't want it to
11398   // turn into {ax},{dx}.
11399   if (Res.second->hasType(VT))
11400     return Res;   // Correct type already, nothing to do.
11401
11402   // All of the single-register GCC register classes map their values onto
11403   // 16-bit register pieces "ax","dx","cx","bx","si","di","bp","sp".  If we
11404   // really want an 8-bit or 32-bit register, map to the appropriate register
11405   // class and return the appropriate register.
11406   if (Res.second == X86::GR16RegisterClass) {
11407     if (VT == MVT::i8) {
11408       unsigned DestReg = 0;
11409       switch (Res.first) {
11410       default: break;
11411       case X86::AX: DestReg = X86::AL; break;
11412       case X86::DX: DestReg = X86::DL; break;
11413       case X86::CX: DestReg = X86::CL; break;
11414       case X86::BX: DestReg = X86::BL; break;
11415       }
11416       if (DestReg) {
11417         Res.first = DestReg;
11418         Res.second = X86::GR8RegisterClass;
11419       }
11420     } else if (VT == MVT::i32) {
11421       unsigned DestReg = 0;
11422       switch (Res.first) {
11423       default: break;
11424       case X86::AX: DestReg = X86::EAX; break;
11425       case X86::DX: DestReg = X86::EDX; break;
11426       case X86::CX: DestReg = X86::ECX; break;
11427       case X86::BX: DestReg = X86::EBX; break;
11428       case X86::SI: DestReg = X86::ESI; break;
11429       case X86::DI: DestReg = X86::EDI; break;
11430       case X86::BP: DestReg = X86::EBP; break;
11431       case X86::SP: DestReg = X86::ESP; break;
11432       }
11433       if (DestReg) {
11434         Res.first = DestReg;
11435         Res.second = X86::GR32RegisterClass;
11436       }
11437     } else if (VT == MVT::i64) {
11438       unsigned DestReg = 0;
11439       switch (Res.first) {
11440       default: break;
11441       case X86::AX: DestReg = X86::RAX; break;
11442       case X86::DX: DestReg = X86::RDX; break;
11443       case X86::CX: DestReg = X86::RCX; break;
11444       case X86::BX: DestReg = X86::RBX; break;
11445       case X86::SI: DestReg = X86::RSI; break;
11446       case X86::DI: DestReg = X86::RDI; break;
11447       case X86::BP: DestReg = X86::RBP; break;
11448       case X86::SP: DestReg = X86::RSP; break;
11449       }
11450       if (DestReg) {
11451         Res.first = DestReg;
11452         Res.second = X86::GR64RegisterClass;
11453       }
11454     }
11455   } else if (Res.second == X86::FR32RegisterClass ||
11456              Res.second == X86::FR64RegisterClass ||
11457              Res.second == X86::VR128RegisterClass) {
11458     // Handle references to XMM physical registers that got mapped into the
11459     // wrong class.  This can happen with constraints like {xmm0} where the
11460     // target independent register mapper will just pick the first match it can
11461     // find, ignoring the required type.
11462     if (VT == MVT::f32)
11463       Res.second = X86::FR32RegisterClass;
11464     else if (VT == MVT::f64)
11465       Res.second = X86::FR64RegisterClass;
11466     else if (X86::VR128RegisterClass->hasType(VT))
11467       Res.second = X86::VR128RegisterClass;
11468   }
11469
11470   return Res;
11471 }