use v8i32 as optimal mem type over v8f32 if AVX2 is enabled. Similar to SSE2 vs SSE1.
[oota-llvm.git] / lib / Target / X86 / X86ISelLowering.cpp
1 //===-- X86ISelLowering.cpp - X86 DAG Lowering Implementation -------------===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 // This file defines the interfaces that X86 uses to lower LLVM code into a
11 // selection DAG.
12 //
13 //===----------------------------------------------------------------------===//
14
15 #define DEBUG_TYPE "x86-isel"
16 #include "X86.h"
17 #include "X86InstrBuilder.h"
18 #include "X86ISelLowering.h"
19 #include "X86TargetMachine.h"
20 #include "X86TargetObjectFile.h"
21 #include "Utils/X86ShuffleDecode.h"
22 #include "llvm/CallingConv.h"
23 #include "llvm/Constants.h"
24 #include "llvm/DerivedTypes.h"
25 #include "llvm/GlobalAlias.h"
26 #include "llvm/GlobalVariable.h"
27 #include "llvm/Function.h"
28 #include "llvm/Instructions.h"
29 #include "llvm/Intrinsics.h"
30 #include "llvm/LLVMContext.h"
31 #include "llvm/CodeGen/IntrinsicLowering.h"
32 #include "llvm/CodeGen/MachineFrameInfo.h"
33 #include "llvm/CodeGen/MachineFunction.h"
34 #include "llvm/CodeGen/MachineInstrBuilder.h"
35 #include "llvm/CodeGen/MachineJumpTableInfo.h"
36 #include "llvm/CodeGen/MachineModuleInfo.h"
37 #include "llvm/CodeGen/MachineRegisterInfo.h"
38 #include "llvm/MC/MCAsmInfo.h"
39 #include "llvm/MC/MCContext.h"
40 #include "llvm/MC/MCExpr.h"
41 #include "llvm/MC/MCSymbol.h"
42 #include "llvm/ADT/BitVector.h"
43 #include "llvm/ADT/SmallSet.h"
44 #include "llvm/ADT/Statistic.h"
45 #include "llvm/ADT/StringExtras.h"
46 #include "llvm/ADT/VariadicFunction.h"
47 #include "llvm/Support/CallSite.h"
48 #include "llvm/Support/Debug.h"
49 #include "llvm/Support/Dwarf.h"
50 #include "llvm/Support/ErrorHandling.h"
51 #include "llvm/Support/MathExtras.h"
52 #include "llvm/Support/raw_ostream.h"
53 #include "llvm/Target/TargetOptions.h"
54 using namespace llvm;
55 using namespace dwarf;
56
57 STATISTIC(NumTailCalls, "Number of tail calls");
58
59 // Forward declarations.
60 static SDValue getMOVL(SelectionDAG &DAG, DebugLoc dl, EVT VT, SDValue V1,
61                        SDValue V2);
62
63 static SDValue Insert128BitVector(SDValue Result,
64                                   SDValue Vec,
65                                   SDValue Idx,
66                                   SelectionDAG &DAG,
67                                   DebugLoc dl);
68
69 static SDValue Extract128BitVector(SDValue Vec,
70                                    SDValue Idx,
71                                    SelectionDAG &DAG,
72                                    DebugLoc dl);
73
74 /// Generate a DAG to grab 128-bits from a vector > 128 bits.  This
75 /// sets things up to match to an AVX VEXTRACTF128 instruction or a
76 /// simple subregister reference.  Idx is an index in the 128 bits we
77 /// want.  It need not be aligned to a 128-bit bounday.  That makes
78 /// lowering EXTRACT_VECTOR_ELT operations easier.
79 static SDValue Extract128BitVector(SDValue Vec,
80                                    SDValue Idx,
81                                    SelectionDAG &DAG,
82                                    DebugLoc dl) {
83   EVT VT = Vec.getValueType();
84   assert(VT.getSizeInBits() == 256 && "Unexpected vector size!");
85   EVT ElVT = VT.getVectorElementType();
86   int Factor = VT.getSizeInBits()/128;
87   EVT ResultVT = EVT::getVectorVT(*DAG.getContext(), ElVT,
88                                   VT.getVectorNumElements()/Factor);
89
90   // Extract from UNDEF is UNDEF.
91   if (Vec.getOpcode() == ISD::UNDEF)
92     return DAG.getNode(ISD::UNDEF, dl, ResultVT);
93
94   if (isa<ConstantSDNode>(Idx)) {
95     unsigned IdxVal = cast<ConstantSDNode>(Idx)->getZExtValue();
96
97     // Extract the relevant 128 bits.  Generate an EXTRACT_SUBVECTOR
98     // we can match to VEXTRACTF128.
99     unsigned ElemsPerChunk = 128 / ElVT.getSizeInBits();
100
101     // This is the index of the first element of the 128-bit chunk
102     // we want.
103     unsigned NormalizedIdxVal = (((IdxVal * ElVT.getSizeInBits()) / 128)
104                                  * ElemsPerChunk);
105
106     SDValue VecIdx = DAG.getConstant(NormalizedIdxVal, MVT::i32);
107     SDValue Result = DAG.getNode(ISD::EXTRACT_SUBVECTOR, dl, ResultVT, Vec,
108                                  VecIdx);
109
110     return Result;
111   }
112
113   return SDValue();
114 }
115
116 /// Generate a DAG to put 128-bits into a vector > 128 bits.  This
117 /// sets things up to match to an AVX VINSERTF128 instruction or a
118 /// simple superregister reference.  Idx is an index in the 128 bits
119 /// we want.  It need not be aligned to a 128-bit bounday.  That makes
120 /// lowering INSERT_VECTOR_ELT operations easier.
121 static SDValue Insert128BitVector(SDValue Result,
122                                   SDValue Vec,
123                                   SDValue Idx,
124                                   SelectionDAG &DAG,
125                                   DebugLoc dl) {
126   if (isa<ConstantSDNode>(Idx)) {
127     EVT VT = Vec.getValueType();
128     assert(VT.getSizeInBits() == 128 && "Unexpected vector size!");
129
130     EVT ElVT = VT.getVectorElementType();
131     unsigned IdxVal = cast<ConstantSDNode>(Idx)->getZExtValue();
132     EVT ResultVT = Result.getValueType();
133
134     // Insert the relevant 128 bits.
135     unsigned ElemsPerChunk = 128/ElVT.getSizeInBits();
136
137     // This is the index of the first element of the 128-bit chunk
138     // we want.
139     unsigned NormalizedIdxVal = (((IdxVal * ElVT.getSizeInBits())/128)
140                                  * ElemsPerChunk);
141
142     SDValue VecIdx = DAG.getConstant(NormalizedIdxVal, MVT::i32);
143     Result = DAG.getNode(ISD::INSERT_SUBVECTOR, dl, ResultVT, Result, Vec,
144                          VecIdx);
145     return Result;
146   }
147
148   return SDValue();
149 }
150
151 static TargetLoweringObjectFile *createTLOF(X86TargetMachine &TM) {
152   const X86Subtarget *Subtarget = &TM.getSubtarget<X86Subtarget>();
153   bool is64Bit = Subtarget->is64Bit();
154
155   if (Subtarget->isTargetEnvMacho()) {
156     if (is64Bit)
157       return new X8664_MachoTargetObjectFile();
158     return new TargetLoweringObjectFileMachO();
159   }
160
161   if (Subtarget->isTargetELF())
162     return new TargetLoweringObjectFileELF();
163   if (Subtarget->isTargetCOFF() && !Subtarget->isTargetEnvMacho())
164     return new TargetLoweringObjectFileCOFF();
165   llvm_unreachable("unknown subtarget type");
166 }
167
168 X86TargetLowering::X86TargetLowering(X86TargetMachine &TM)
169   : TargetLowering(TM, createTLOF(TM)) {
170   Subtarget = &TM.getSubtarget<X86Subtarget>();
171   X86ScalarSSEf64 = Subtarget->hasSSE2();
172   X86ScalarSSEf32 = Subtarget->hasSSE1();
173   X86StackPtr = Subtarget->is64Bit() ? X86::RSP : X86::ESP;
174
175   RegInfo = TM.getRegisterInfo();
176   TD = getTargetData();
177
178   // Set up the TargetLowering object.
179   static MVT IntVTs[] = { MVT::i8, MVT::i16, MVT::i32, MVT::i64 };
180
181   // X86 is weird, it always uses i8 for shift amounts and setcc results.
182   setBooleanContents(ZeroOrOneBooleanContent);
183   // X86-SSE is even stranger. It uses -1 or 0 for vector masks.
184   setBooleanVectorContents(ZeroOrNegativeOneBooleanContent);
185
186   // For 64-bit since we have so many registers use the ILP scheduler, for
187   // 32-bit code use the register pressure specific scheduling.
188   if (Subtarget->is64Bit())
189     setSchedulingPreference(Sched::ILP);
190   else
191     setSchedulingPreference(Sched::RegPressure);
192   setStackPointerRegisterToSaveRestore(X86StackPtr);
193
194   if (Subtarget->isTargetWindows() && !Subtarget->isTargetCygMing()) {
195     // Setup Windows compiler runtime calls.
196     setLibcallName(RTLIB::SDIV_I64, "_alldiv");
197     setLibcallName(RTLIB::UDIV_I64, "_aulldiv");
198     setLibcallName(RTLIB::SREM_I64, "_allrem");
199     setLibcallName(RTLIB::UREM_I64, "_aullrem");
200     setLibcallName(RTLIB::MUL_I64, "_allmul");
201     setLibcallName(RTLIB::FPTOUINT_F64_I64, "_ftol2");
202     setLibcallName(RTLIB::FPTOUINT_F32_I64, "_ftol2");
203     setLibcallCallingConv(RTLIB::SDIV_I64, CallingConv::X86_StdCall);
204     setLibcallCallingConv(RTLIB::UDIV_I64, CallingConv::X86_StdCall);
205     setLibcallCallingConv(RTLIB::SREM_I64, CallingConv::X86_StdCall);
206     setLibcallCallingConv(RTLIB::UREM_I64, CallingConv::X86_StdCall);
207     setLibcallCallingConv(RTLIB::MUL_I64, CallingConv::X86_StdCall);
208     setLibcallCallingConv(RTLIB::FPTOUINT_F64_I64, CallingConv::C);
209     setLibcallCallingConv(RTLIB::FPTOUINT_F32_I64, CallingConv::C);
210   }
211
212   if (Subtarget->isTargetDarwin()) {
213     // Darwin should use _setjmp/_longjmp instead of setjmp/longjmp.
214     setUseUnderscoreSetJmp(false);
215     setUseUnderscoreLongJmp(false);
216   } else if (Subtarget->isTargetMingw()) {
217     // MS runtime is weird: it exports _setjmp, but longjmp!
218     setUseUnderscoreSetJmp(true);
219     setUseUnderscoreLongJmp(false);
220   } else {
221     setUseUnderscoreSetJmp(true);
222     setUseUnderscoreLongJmp(true);
223   }
224
225   // Set up the register classes.
226   addRegisterClass(MVT::i8, X86::GR8RegisterClass);
227   addRegisterClass(MVT::i16, X86::GR16RegisterClass);
228   addRegisterClass(MVT::i32, X86::GR32RegisterClass);
229   if (Subtarget->is64Bit())
230     addRegisterClass(MVT::i64, X86::GR64RegisterClass);
231
232   setLoadExtAction(ISD::SEXTLOAD, MVT::i1, Promote);
233
234   // We don't accept any truncstore of integer registers.
235   setTruncStoreAction(MVT::i64, MVT::i32, Expand);
236   setTruncStoreAction(MVT::i64, MVT::i16, Expand);
237   setTruncStoreAction(MVT::i64, MVT::i8 , Expand);
238   setTruncStoreAction(MVT::i32, MVT::i16, Expand);
239   setTruncStoreAction(MVT::i32, MVT::i8 , Expand);
240   setTruncStoreAction(MVT::i16, MVT::i8,  Expand);
241
242   // SETOEQ and SETUNE require checking two conditions.
243   setCondCodeAction(ISD::SETOEQ, MVT::f32, Expand);
244   setCondCodeAction(ISD::SETOEQ, MVT::f64, Expand);
245   setCondCodeAction(ISD::SETOEQ, MVT::f80, Expand);
246   setCondCodeAction(ISD::SETUNE, MVT::f32, Expand);
247   setCondCodeAction(ISD::SETUNE, MVT::f64, Expand);
248   setCondCodeAction(ISD::SETUNE, MVT::f80, Expand);
249
250   // Promote all UINT_TO_FP to larger SINT_TO_FP's, as X86 doesn't have this
251   // operation.
252   setOperationAction(ISD::UINT_TO_FP       , MVT::i1   , Promote);
253   setOperationAction(ISD::UINT_TO_FP       , MVT::i8   , Promote);
254   setOperationAction(ISD::UINT_TO_FP       , MVT::i16  , Promote);
255
256   if (Subtarget->is64Bit()) {
257     setOperationAction(ISD::UINT_TO_FP     , MVT::i32  , Promote);
258     setOperationAction(ISD::UINT_TO_FP     , MVT::i64  , Custom);
259   } else if (!TM.Options.UseSoftFloat) {
260     // We have an algorithm for SSE2->double, and we turn this into a
261     // 64-bit FILD followed by conditional FADD for other targets.
262     setOperationAction(ISD::UINT_TO_FP     , MVT::i64  , Custom);
263     // We have an algorithm for SSE2, and we turn this into a 64-bit
264     // FILD for other targets.
265     setOperationAction(ISD::UINT_TO_FP     , MVT::i32  , Custom);
266   }
267
268   // Promote i1/i8 SINT_TO_FP to larger SINT_TO_FP's, as X86 doesn't have
269   // this operation.
270   setOperationAction(ISD::SINT_TO_FP       , MVT::i1   , Promote);
271   setOperationAction(ISD::SINT_TO_FP       , MVT::i8   , Promote);
272
273   if (!TM.Options.UseSoftFloat) {
274     // SSE has no i16 to fp conversion, only i32
275     if (X86ScalarSSEf32) {
276       setOperationAction(ISD::SINT_TO_FP     , MVT::i16  , Promote);
277       // f32 and f64 cases are Legal, f80 case is not
278       setOperationAction(ISD::SINT_TO_FP     , MVT::i32  , Custom);
279     } else {
280       setOperationAction(ISD::SINT_TO_FP     , MVT::i16  , Custom);
281       setOperationAction(ISD::SINT_TO_FP     , MVT::i32  , Custom);
282     }
283   } else {
284     setOperationAction(ISD::SINT_TO_FP     , MVT::i16  , Promote);
285     setOperationAction(ISD::SINT_TO_FP     , MVT::i32  , Promote);
286   }
287
288   // In 32-bit mode these are custom lowered.  In 64-bit mode F32 and F64
289   // are Legal, f80 is custom lowered.
290   setOperationAction(ISD::FP_TO_SINT     , MVT::i64  , Custom);
291   setOperationAction(ISD::SINT_TO_FP     , MVT::i64  , Custom);
292
293   // Promote i1/i8 FP_TO_SINT to larger FP_TO_SINTS's, as X86 doesn't have
294   // this operation.
295   setOperationAction(ISD::FP_TO_SINT       , MVT::i1   , Promote);
296   setOperationAction(ISD::FP_TO_SINT       , MVT::i8   , Promote);
297
298   if (X86ScalarSSEf32) {
299     setOperationAction(ISD::FP_TO_SINT     , MVT::i16  , Promote);
300     // f32 and f64 cases are Legal, f80 case is not
301     setOperationAction(ISD::FP_TO_SINT     , MVT::i32  , Custom);
302   } else {
303     setOperationAction(ISD::FP_TO_SINT     , MVT::i16  , Custom);
304     setOperationAction(ISD::FP_TO_SINT     , MVT::i32  , Custom);
305   }
306
307   // Handle FP_TO_UINT by promoting the destination to a larger signed
308   // conversion.
309   setOperationAction(ISD::FP_TO_UINT       , MVT::i1   , Promote);
310   setOperationAction(ISD::FP_TO_UINT       , MVT::i8   , Promote);
311   setOperationAction(ISD::FP_TO_UINT       , MVT::i16  , Promote);
312
313   if (Subtarget->is64Bit()) {
314     setOperationAction(ISD::FP_TO_UINT     , MVT::i64  , Expand);
315     setOperationAction(ISD::FP_TO_UINT     , MVT::i32  , Promote);
316   } else if (!TM.Options.UseSoftFloat) {
317     // Since AVX is a superset of SSE3, only check for SSE here.
318     if (Subtarget->hasSSE1() && !Subtarget->hasSSE3())
319       // Expand FP_TO_UINT into a select.
320       // FIXME: We would like to use a Custom expander here eventually to do
321       // the optimal thing for SSE vs. the default expansion in the legalizer.
322       setOperationAction(ISD::FP_TO_UINT   , MVT::i32  , Expand);
323     else
324       // With SSE3 we can use fisttpll to convert to a signed i64; without
325       // SSE, we're stuck with a fistpll.
326       setOperationAction(ISD::FP_TO_UINT   , MVT::i32  , Custom);
327   }
328
329   // TODO: when we have SSE, these could be more efficient, by using movd/movq.
330   if (!X86ScalarSSEf64) {
331     setOperationAction(ISD::BITCAST        , MVT::f32  , Expand);
332     setOperationAction(ISD::BITCAST        , MVT::i32  , Expand);
333     if (Subtarget->is64Bit()) {
334       setOperationAction(ISD::BITCAST      , MVT::f64  , Expand);
335       // Without SSE, i64->f64 goes through memory.
336       setOperationAction(ISD::BITCAST      , MVT::i64  , Expand);
337     }
338   }
339
340   // Scalar integer divide and remainder are lowered to use operations that
341   // produce two results, to match the available instructions. This exposes
342   // the two-result form to trivial CSE, which is able to combine x/y and x%y
343   // into a single instruction.
344   //
345   // Scalar integer multiply-high is also lowered to use two-result
346   // operations, to match the available instructions. However, plain multiply
347   // (low) operations are left as Legal, as there are single-result
348   // instructions for this in x86. Using the two-result multiply instructions
349   // when both high and low results are needed must be arranged by dagcombine.
350   for (unsigned i = 0, e = 4; i != e; ++i) {
351     MVT VT = IntVTs[i];
352     setOperationAction(ISD::MULHS, VT, Expand);
353     setOperationAction(ISD::MULHU, VT, Expand);
354     setOperationAction(ISD::SDIV, VT, Expand);
355     setOperationAction(ISD::UDIV, VT, Expand);
356     setOperationAction(ISD::SREM, VT, Expand);
357     setOperationAction(ISD::UREM, VT, Expand);
358
359     // Add/Sub overflow ops with MVT::Glues are lowered to EFLAGS dependences.
360     setOperationAction(ISD::ADDC, VT, Custom);
361     setOperationAction(ISD::ADDE, VT, Custom);
362     setOperationAction(ISD::SUBC, VT, Custom);
363     setOperationAction(ISD::SUBE, VT, Custom);
364   }
365
366   setOperationAction(ISD::BR_JT            , MVT::Other, Expand);
367   setOperationAction(ISD::BRCOND           , MVT::Other, Custom);
368   setOperationAction(ISD::BR_CC            , MVT::Other, Expand);
369   setOperationAction(ISD::SELECT_CC        , MVT::Other, Expand);
370   if (Subtarget->is64Bit())
371     setOperationAction(ISD::SIGN_EXTEND_INREG, MVT::i32, Legal);
372   setOperationAction(ISD::SIGN_EXTEND_INREG, MVT::i16  , Legal);
373   setOperationAction(ISD::SIGN_EXTEND_INREG, MVT::i8   , Legal);
374   setOperationAction(ISD::SIGN_EXTEND_INREG, MVT::i1   , Expand);
375   setOperationAction(ISD::FP_ROUND_INREG   , MVT::f32  , Expand);
376   setOperationAction(ISD::FREM             , MVT::f32  , Expand);
377   setOperationAction(ISD::FREM             , MVT::f64  , Expand);
378   setOperationAction(ISD::FREM             , MVT::f80  , Expand);
379   setOperationAction(ISD::FLT_ROUNDS_      , MVT::i32  , Custom);
380
381   // Promote the i8 variants and force them on up to i32 which has a shorter
382   // encoding.
383   setOperationAction(ISD::CTTZ             , MVT::i8   , Promote);
384   AddPromotedToType (ISD::CTTZ             , MVT::i8   , MVT::i32);
385   setOperationAction(ISD::CTTZ_ZERO_UNDEF  , MVT::i8   , Promote);
386   AddPromotedToType (ISD::CTTZ_ZERO_UNDEF  , MVT::i8   , MVT::i32);
387   if (Subtarget->hasBMI()) {
388     setOperationAction(ISD::CTTZ_ZERO_UNDEF, MVT::i16  , Expand);
389     setOperationAction(ISD::CTTZ_ZERO_UNDEF, MVT::i32  , Expand);
390     if (Subtarget->is64Bit())
391       setOperationAction(ISD::CTTZ_ZERO_UNDEF, MVT::i64, Expand);
392   } else {
393     setOperationAction(ISD::CTTZ           , MVT::i16  , Custom);
394     setOperationAction(ISD::CTTZ           , MVT::i32  , Custom);
395     if (Subtarget->is64Bit())
396       setOperationAction(ISD::CTTZ         , MVT::i64  , Custom);
397   }
398
399   if (Subtarget->hasLZCNT()) {
400     // When promoting the i8 variants, force them to i32 for a shorter
401     // encoding.
402     setOperationAction(ISD::CTLZ           , MVT::i8   , Promote);
403     AddPromotedToType (ISD::CTLZ           , MVT::i8   , MVT::i32);
404     setOperationAction(ISD::CTLZ_ZERO_UNDEF, MVT::i8   , Promote);
405     AddPromotedToType (ISD::CTLZ_ZERO_UNDEF, MVT::i8   , MVT::i32);
406     setOperationAction(ISD::CTLZ_ZERO_UNDEF, MVT::i16  , Expand);
407     setOperationAction(ISD::CTLZ_ZERO_UNDEF, MVT::i32  , Expand);
408     if (Subtarget->is64Bit())
409       setOperationAction(ISD::CTLZ_ZERO_UNDEF, MVT::i64, Expand);
410   } else {
411     setOperationAction(ISD::CTLZ           , MVT::i8   , Custom);
412     setOperationAction(ISD::CTLZ           , MVT::i16  , Custom);
413     setOperationAction(ISD::CTLZ           , MVT::i32  , Custom);
414     setOperationAction(ISD::CTLZ_ZERO_UNDEF, MVT::i8   , Custom);
415     setOperationAction(ISD::CTLZ_ZERO_UNDEF, MVT::i16  , Custom);
416     setOperationAction(ISD::CTLZ_ZERO_UNDEF, MVT::i32  , Custom);
417     if (Subtarget->is64Bit()) {
418       setOperationAction(ISD::CTLZ         , MVT::i64  , Custom);
419       setOperationAction(ISD::CTLZ_ZERO_UNDEF, MVT::i64, Custom);
420     }
421   }
422
423   if (Subtarget->hasPOPCNT()) {
424     setOperationAction(ISD::CTPOP          , MVT::i8   , Promote);
425   } else {
426     setOperationAction(ISD::CTPOP          , MVT::i8   , Expand);
427     setOperationAction(ISD::CTPOP          , MVT::i16  , Expand);
428     setOperationAction(ISD::CTPOP          , MVT::i32  , Expand);
429     if (Subtarget->is64Bit())
430       setOperationAction(ISD::CTPOP        , MVT::i64  , Expand);
431   }
432
433   setOperationAction(ISD::READCYCLECOUNTER , MVT::i64  , Custom);
434   setOperationAction(ISD::BSWAP            , MVT::i16  , Expand);
435
436   // These should be promoted to a larger select which is supported.
437   setOperationAction(ISD::SELECT          , MVT::i1   , Promote);
438   // X86 wants to expand cmov itself.
439   setOperationAction(ISD::SELECT          , MVT::i8   , Custom);
440   setOperationAction(ISD::SELECT          , MVT::i16  , Custom);
441   setOperationAction(ISD::SELECT          , MVT::i32  , Custom);
442   setOperationAction(ISD::SELECT          , MVT::f32  , Custom);
443   setOperationAction(ISD::SELECT          , MVT::f64  , Custom);
444   setOperationAction(ISD::SELECT          , MVT::f80  , Custom);
445   setOperationAction(ISD::SETCC           , MVT::i8   , Custom);
446   setOperationAction(ISD::SETCC           , MVT::i16  , Custom);
447   setOperationAction(ISD::SETCC           , MVT::i32  , Custom);
448   setOperationAction(ISD::SETCC           , MVT::f32  , Custom);
449   setOperationAction(ISD::SETCC           , MVT::f64  , Custom);
450   setOperationAction(ISD::SETCC           , MVT::f80  , Custom);
451   if (Subtarget->is64Bit()) {
452     setOperationAction(ISD::SELECT        , MVT::i64  , Custom);
453     setOperationAction(ISD::SETCC         , MVT::i64  , Custom);
454   }
455   setOperationAction(ISD::EH_RETURN       , MVT::Other, Custom);
456
457   // Darwin ABI issue.
458   setOperationAction(ISD::ConstantPool    , MVT::i32  , Custom);
459   setOperationAction(ISD::JumpTable       , MVT::i32  , Custom);
460   setOperationAction(ISD::GlobalAddress   , MVT::i32  , Custom);
461   setOperationAction(ISD::GlobalTLSAddress, MVT::i32  , Custom);
462   if (Subtarget->is64Bit())
463     setOperationAction(ISD::GlobalTLSAddress, MVT::i64, Custom);
464   setOperationAction(ISD::ExternalSymbol  , MVT::i32  , Custom);
465   setOperationAction(ISD::BlockAddress    , MVT::i32  , Custom);
466   if (Subtarget->is64Bit()) {
467     setOperationAction(ISD::ConstantPool  , MVT::i64  , Custom);
468     setOperationAction(ISD::JumpTable     , MVT::i64  , Custom);
469     setOperationAction(ISD::GlobalAddress , MVT::i64  , Custom);
470     setOperationAction(ISD::ExternalSymbol, MVT::i64  , Custom);
471     setOperationAction(ISD::BlockAddress  , MVT::i64  , Custom);
472   }
473   // 64-bit addm sub, shl, sra, srl (iff 32-bit x86)
474   setOperationAction(ISD::SHL_PARTS       , MVT::i32  , Custom);
475   setOperationAction(ISD::SRA_PARTS       , MVT::i32  , Custom);
476   setOperationAction(ISD::SRL_PARTS       , MVT::i32  , Custom);
477   if (Subtarget->is64Bit()) {
478     setOperationAction(ISD::SHL_PARTS     , MVT::i64  , Custom);
479     setOperationAction(ISD::SRA_PARTS     , MVT::i64  , Custom);
480     setOperationAction(ISD::SRL_PARTS     , MVT::i64  , Custom);
481   }
482
483   if (Subtarget->hasSSE1())
484     setOperationAction(ISD::PREFETCH      , MVT::Other, Legal);
485
486   setOperationAction(ISD::MEMBARRIER    , MVT::Other, Custom);
487   setOperationAction(ISD::ATOMIC_FENCE  , MVT::Other, Custom);
488
489   // On X86 and X86-64, atomic operations are lowered to locked instructions.
490   // Locked instructions, in turn, have implicit fence semantics (all memory
491   // operations are flushed before issuing the locked instruction, and they
492   // are not buffered), so we can fold away the common pattern of
493   // fence-atomic-fence.
494   setShouldFoldAtomicFences(true);
495
496   // Expand certain atomics
497   for (unsigned i = 0, e = 4; i != e; ++i) {
498     MVT VT = IntVTs[i];
499     setOperationAction(ISD::ATOMIC_CMP_SWAP, VT, Custom);
500     setOperationAction(ISD::ATOMIC_LOAD_SUB, VT, Custom);
501     setOperationAction(ISD::ATOMIC_STORE, VT, Custom);
502   }
503
504   if (!Subtarget->is64Bit()) {
505     setOperationAction(ISD::ATOMIC_LOAD, MVT::i64, Custom);
506     setOperationAction(ISD::ATOMIC_LOAD_ADD, MVT::i64, Custom);
507     setOperationAction(ISD::ATOMIC_LOAD_SUB, MVT::i64, Custom);
508     setOperationAction(ISD::ATOMIC_LOAD_AND, MVT::i64, Custom);
509     setOperationAction(ISD::ATOMIC_LOAD_OR, MVT::i64, Custom);
510     setOperationAction(ISD::ATOMIC_LOAD_XOR, MVT::i64, Custom);
511     setOperationAction(ISD::ATOMIC_LOAD_NAND, MVT::i64, Custom);
512     setOperationAction(ISD::ATOMIC_SWAP, MVT::i64, Custom);
513   }
514
515   if (Subtarget->hasCmpxchg16b()) {
516     setOperationAction(ISD::ATOMIC_CMP_SWAP, MVT::i128, Custom);
517   }
518
519   // FIXME - use subtarget debug flags
520   if (!Subtarget->isTargetDarwin() &&
521       !Subtarget->isTargetELF() &&
522       !Subtarget->isTargetCygMing()) {
523     setOperationAction(ISD::EH_LABEL, MVT::Other, Expand);
524   }
525
526   setOperationAction(ISD::EXCEPTIONADDR, MVT::i64, Expand);
527   setOperationAction(ISD::EHSELECTION,   MVT::i64, Expand);
528   setOperationAction(ISD::EXCEPTIONADDR, MVT::i32, Expand);
529   setOperationAction(ISD::EHSELECTION,   MVT::i32, Expand);
530   if (Subtarget->is64Bit()) {
531     setExceptionPointerRegister(X86::RAX);
532     setExceptionSelectorRegister(X86::RDX);
533   } else {
534     setExceptionPointerRegister(X86::EAX);
535     setExceptionSelectorRegister(X86::EDX);
536   }
537   setOperationAction(ISD::FRAME_TO_ARGS_OFFSET, MVT::i32, Custom);
538   setOperationAction(ISD::FRAME_TO_ARGS_OFFSET, MVT::i64, Custom);
539
540   setOperationAction(ISD::INIT_TRAMPOLINE, MVT::Other, Custom);
541   setOperationAction(ISD::ADJUST_TRAMPOLINE, MVT::Other, Custom);
542
543   setOperationAction(ISD::TRAP, MVT::Other, Legal);
544
545   // VASTART needs to be custom lowered to use the VarArgsFrameIndex
546   setOperationAction(ISD::VASTART           , MVT::Other, Custom);
547   setOperationAction(ISD::VAEND             , MVT::Other, Expand);
548   if (Subtarget->is64Bit()) {
549     setOperationAction(ISD::VAARG           , MVT::Other, Custom);
550     setOperationAction(ISD::VACOPY          , MVT::Other, Custom);
551   } else {
552     setOperationAction(ISD::VAARG           , MVT::Other, Expand);
553     setOperationAction(ISD::VACOPY          , MVT::Other, Expand);
554   }
555
556   setOperationAction(ISD::STACKSAVE,          MVT::Other, Expand);
557   setOperationAction(ISD::STACKRESTORE,       MVT::Other, Expand);
558
559   if (Subtarget->isTargetCOFF() && !Subtarget->isTargetEnvMacho())
560     setOperationAction(ISD::DYNAMIC_STACKALLOC, Subtarget->is64Bit() ?
561                        MVT::i64 : MVT::i32, Custom);
562   else if (TM.Options.EnableSegmentedStacks)
563     setOperationAction(ISD::DYNAMIC_STACKALLOC, Subtarget->is64Bit() ?
564                        MVT::i64 : MVT::i32, Custom);
565   else
566     setOperationAction(ISD::DYNAMIC_STACKALLOC, Subtarget->is64Bit() ?
567                        MVT::i64 : MVT::i32, Expand);
568
569   if (!TM.Options.UseSoftFloat && X86ScalarSSEf64) {
570     // f32 and f64 use SSE.
571     // Set up the FP register classes.
572     addRegisterClass(MVT::f32, X86::FR32RegisterClass);
573     addRegisterClass(MVT::f64, X86::FR64RegisterClass);
574
575     // Use ANDPD to simulate FABS.
576     setOperationAction(ISD::FABS , MVT::f64, Custom);
577     setOperationAction(ISD::FABS , MVT::f32, Custom);
578
579     // Use XORP to simulate FNEG.
580     setOperationAction(ISD::FNEG , MVT::f64, Custom);
581     setOperationAction(ISD::FNEG , MVT::f32, Custom);
582
583     // Use ANDPD and ORPD to simulate FCOPYSIGN.
584     setOperationAction(ISD::FCOPYSIGN, MVT::f64, Custom);
585     setOperationAction(ISD::FCOPYSIGN, MVT::f32, Custom);
586
587     // Lower this to FGETSIGNx86 plus an AND.
588     setOperationAction(ISD::FGETSIGN, MVT::i64, Custom);
589     setOperationAction(ISD::FGETSIGN, MVT::i32, Custom);
590
591     // We don't support sin/cos/fmod
592     setOperationAction(ISD::FSIN , MVT::f64, Expand);
593     setOperationAction(ISD::FCOS , MVT::f64, Expand);
594     setOperationAction(ISD::FSIN , MVT::f32, Expand);
595     setOperationAction(ISD::FCOS , MVT::f32, Expand);
596
597     // Expand FP immediates into loads from the stack, except for the special
598     // cases we handle.
599     addLegalFPImmediate(APFloat(+0.0)); // xorpd
600     addLegalFPImmediate(APFloat(+0.0f)); // xorps
601   } else if (!TM.Options.UseSoftFloat && X86ScalarSSEf32) {
602     // Use SSE for f32, x87 for f64.
603     // Set up the FP register classes.
604     addRegisterClass(MVT::f32, X86::FR32RegisterClass);
605     addRegisterClass(MVT::f64, X86::RFP64RegisterClass);
606
607     // Use ANDPS to simulate FABS.
608     setOperationAction(ISD::FABS , MVT::f32, Custom);
609
610     // Use XORP to simulate FNEG.
611     setOperationAction(ISD::FNEG , MVT::f32, Custom);
612
613     setOperationAction(ISD::UNDEF,     MVT::f64, Expand);
614
615     // Use ANDPS and ORPS to simulate FCOPYSIGN.
616     setOperationAction(ISD::FCOPYSIGN, MVT::f64, Expand);
617     setOperationAction(ISD::FCOPYSIGN, MVT::f32, Custom);
618
619     // We don't support sin/cos/fmod
620     setOperationAction(ISD::FSIN , MVT::f32, Expand);
621     setOperationAction(ISD::FCOS , MVT::f32, Expand);
622
623     // Special cases we handle for FP constants.
624     addLegalFPImmediate(APFloat(+0.0f)); // xorps
625     addLegalFPImmediate(APFloat(+0.0)); // FLD0
626     addLegalFPImmediate(APFloat(+1.0)); // FLD1
627     addLegalFPImmediate(APFloat(-0.0)); // FLD0/FCHS
628     addLegalFPImmediate(APFloat(-1.0)); // FLD1/FCHS
629
630     if (!TM.Options.UnsafeFPMath) {
631       setOperationAction(ISD::FSIN           , MVT::f64  , Expand);
632       setOperationAction(ISD::FCOS           , MVT::f64  , Expand);
633     }
634   } else if (!TM.Options.UseSoftFloat) {
635     // f32 and f64 in x87.
636     // Set up the FP register classes.
637     addRegisterClass(MVT::f64, X86::RFP64RegisterClass);
638     addRegisterClass(MVT::f32, X86::RFP32RegisterClass);
639
640     setOperationAction(ISD::UNDEF,     MVT::f64, Expand);
641     setOperationAction(ISD::UNDEF,     MVT::f32, Expand);
642     setOperationAction(ISD::FCOPYSIGN, MVT::f64, Expand);
643     setOperationAction(ISD::FCOPYSIGN, MVT::f32, Expand);
644
645     if (!TM.Options.UnsafeFPMath) {
646       setOperationAction(ISD::FSIN           , MVT::f64  , Expand);
647       setOperationAction(ISD::FCOS           , MVT::f64  , Expand);
648     }
649     addLegalFPImmediate(APFloat(+0.0)); // FLD0
650     addLegalFPImmediate(APFloat(+1.0)); // FLD1
651     addLegalFPImmediate(APFloat(-0.0)); // FLD0/FCHS
652     addLegalFPImmediate(APFloat(-1.0)); // FLD1/FCHS
653     addLegalFPImmediate(APFloat(+0.0f)); // FLD0
654     addLegalFPImmediate(APFloat(+1.0f)); // FLD1
655     addLegalFPImmediate(APFloat(-0.0f)); // FLD0/FCHS
656     addLegalFPImmediate(APFloat(-1.0f)); // FLD1/FCHS
657   }
658
659   // We don't support FMA.
660   setOperationAction(ISD::FMA, MVT::f64, Expand);
661   setOperationAction(ISD::FMA, MVT::f32, Expand);
662
663   // Long double always uses X87.
664   if (!TM.Options.UseSoftFloat) {
665     addRegisterClass(MVT::f80, X86::RFP80RegisterClass);
666     setOperationAction(ISD::UNDEF,     MVT::f80, Expand);
667     setOperationAction(ISD::FCOPYSIGN, MVT::f80, Expand);
668     {
669       APFloat TmpFlt = APFloat::getZero(APFloat::x87DoubleExtended);
670       addLegalFPImmediate(TmpFlt);  // FLD0
671       TmpFlt.changeSign();
672       addLegalFPImmediate(TmpFlt);  // FLD0/FCHS
673
674       bool ignored;
675       APFloat TmpFlt2(+1.0);
676       TmpFlt2.convert(APFloat::x87DoubleExtended, APFloat::rmNearestTiesToEven,
677                       &ignored);
678       addLegalFPImmediate(TmpFlt2);  // FLD1
679       TmpFlt2.changeSign();
680       addLegalFPImmediate(TmpFlt2);  // FLD1/FCHS
681     }
682
683     if (!TM.Options.UnsafeFPMath) {
684       setOperationAction(ISD::FSIN           , MVT::f80  , Expand);
685       setOperationAction(ISD::FCOS           , MVT::f80  , Expand);
686     }
687
688     setOperationAction(ISD::FFLOOR, MVT::f80, Expand);
689     setOperationAction(ISD::FCEIL,  MVT::f80, Expand);
690     setOperationAction(ISD::FTRUNC, MVT::f80, Expand);
691     setOperationAction(ISD::FRINT,  MVT::f80, Expand);
692     setOperationAction(ISD::FNEARBYINT, MVT::f80, Expand);
693     setOperationAction(ISD::FMA, MVT::f80, Expand);
694   }
695
696   // Always use a library call for pow.
697   setOperationAction(ISD::FPOW             , MVT::f32  , Expand);
698   setOperationAction(ISD::FPOW             , MVT::f64  , Expand);
699   setOperationAction(ISD::FPOW             , MVT::f80  , Expand);
700
701   setOperationAction(ISD::FLOG, MVT::f80, Expand);
702   setOperationAction(ISD::FLOG2, MVT::f80, Expand);
703   setOperationAction(ISD::FLOG10, MVT::f80, Expand);
704   setOperationAction(ISD::FEXP, MVT::f80, Expand);
705   setOperationAction(ISD::FEXP2, MVT::f80, Expand);
706
707   // First set operation action for all vector types to either promote
708   // (for widening) or expand (for scalarization). Then we will selectively
709   // turn on ones that can be effectively codegen'd.
710   for (unsigned VT = (unsigned)MVT::FIRST_VECTOR_VALUETYPE;
711        VT <= (unsigned)MVT::LAST_VECTOR_VALUETYPE; ++VT) {
712     setOperationAction(ISD::ADD , (MVT::SimpleValueType)VT, Expand);
713     setOperationAction(ISD::SUB , (MVT::SimpleValueType)VT, Expand);
714     setOperationAction(ISD::FADD, (MVT::SimpleValueType)VT, Expand);
715     setOperationAction(ISD::FNEG, (MVT::SimpleValueType)VT, Expand);
716     setOperationAction(ISD::FSUB, (MVT::SimpleValueType)VT, Expand);
717     setOperationAction(ISD::MUL , (MVT::SimpleValueType)VT, Expand);
718     setOperationAction(ISD::FMUL, (MVT::SimpleValueType)VT, Expand);
719     setOperationAction(ISD::SDIV, (MVT::SimpleValueType)VT, Expand);
720     setOperationAction(ISD::UDIV, (MVT::SimpleValueType)VT, Expand);
721     setOperationAction(ISD::FDIV, (MVT::SimpleValueType)VT, Expand);
722     setOperationAction(ISD::SREM, (MVT::SimpleValueType)VT, Expand);
723     setOperationAction(ISD::UREM, (MVT::SimpleValueType)VT, Expand);
724     setOperationAction(ISD::LOAD, (MVT::SimpleValueType)VT, Expand);
725     setOperationAction(ISD::VECTOR_SHUFFLE, (MVT::SimpleValueType)VT, Expand);
726     setOperationAction(ISD::EXTRACT_VECTOR_ELT,(MVT::SimpleValueType)VT,Expand);
727     setOperationAction(ISD::INSERT_VECTOR_ELT,(MVT::SimpleValueType)VT, Expand);
728     setOperationAction(ISD::EXTRACT_SUBVECTOR,(MVT::SimpleValueType)VT,Expand);
729     setOperationAction(ISD::INSERT_SUBVECTOR,(MVT::SimpleValueType)VT,Expand);
730     setOperationAction(ISD::FABS, (MVT::SimpleValueType)VT, Expand);
731     setOperationAction(ISD::FSIN, (MVT::SimpleValueType)VT, Expand);
732     setOperationAction(ISD::FCOS, (MVT::SimpleValueType)VT, Expand);
733     setOperationAction(ISD::FREM, (MVT::SimpleValueType)VT, Expand);
734     setOperationAction(ISD::FPOWI, (MVT::SimpleValueType)VT, Expand);
735     setOperationAction(ISD::FSQRT, (MVT::SimpleValueType)VT, Expand);
736     setOperationAction(ISD::FCOPYSIGN, (MVT::SimpleValueType)VT, Expand);
737     setOperationAction(ISD::SMUL_LOHI, (MVT::SimpleValueType)VT, Expand);
738     setOperationAction(ISD::UMUL_LOHI, (MVT::SimpleValueType)VT, Expand);
739     setOperationAction(ISD::SDIVREM, (MVT::SimpleValueType)VT, Expand);
740     setOperationAction(ISD::UDIVREM, (MVT::SimpleValueType)VT, Expand);
741     setOperationAction(ISD::FPOW, (MVT::SimpleValueType)VT, Expand);
742     setOperationAction(ISD::CTPOP, (MVT::SimpleValueType)VT, Expand);
743     setOperationAction(ISD::CTTZ, (MVT::SimpleValueType)VT, Expand);
744     setOperationAction(ISD::CTTZ_ZERO_UNDEF, (MVT::SimpleValueType)VT, Expand);
745     setOperationAction(ISD::CTLZ, (MVT::SimpleValueType)VT, Expand);
746     setOperationAction(ISD::CTLZ_ZERO_UNDEF, (MVT::SimpleValueType)VT, Expand);
747     setOperationAction(ISD::SHL, (MVT::SimpleValueType)VT, Expand);
748     setOperationAction(ISD::SRA, (MVT::SimpleValueType)VT, Expand);
749     setOperationAction(ISD::SRL, (MVT::SimpleValueType)VT, Expand);
750     setOperationAction(ISD::ROTL, (MVT::SimpleValueType)VT, Expand);
751     setOperationAction(ISD::ROTR, (MVT::SimpleValueType)VT, Expand);
752     setOperationAction(ISD::BSWAP, (MVT::SimpleValueType)VT, Expand);
753     setOperationAction(ISD::SETCC, (MVT::SimpleValueType)VT, Expand);
754     setOperationAction(ISD::FLOG, (MVT::SimpleValueType)VT, Expand);
755     setOperationAction(ISD::FLOG2, (MVT::SimpleValueType)VT, Expand);
756     setOperationAction(ISD::FLOG10, (MVT::SimpleValueType)VT, Expand);
757     setOperationAction(ISD::FEXP, (MVT::SimpleValueType)VT, Expand);
758     setOperationAction(ISD::FEXP2, (MVT::SimpleValueType)VT, Expand);
759     setOperationAction(ISD::FP_TO_UINT, (MVT::SimpleValueType)VT, Expand);
760     setOperationAction(ISD::FP_TO_SINT, (MVT::SimpleValueType)VT, Expand);
761     setOperationAction(ISD::UINT_TO_FP, (MVT::SimpleValueType)VT, Expand);
762     setOperationAction(ISD::SINT_TO_FP, (MVT::SimpleValueType)VT, Expand);
763     setOperationAction(ISD::SIGN_EXTEND_INREG, (MVT::SimpleValueType)VT,Expand);
764     setOperationAction(ISD::TRUNCATE,  (MVT::SimpleValueType)VT, Expand);
765     setOperationAction(ISD::SIGN_EXTEND,  (MVT::SimpleValueType)VT, Expand);
766     setOperationAction(ISD::ZERO_EXTEND,  (MVT::SimpleValueType)VT, Expand);
767     setOperationAction(ISD::ANY_EXTEND,  (MVT::SimpleValueType)VT, Expand);
768     setOperationAction(ISD::VSELECT,  (MVT::SimpleValueType)VT, Expand);
769     for (unsigned InnerVT = (unsigned)MVT::FIRST_VECTOR_VALUETYPE;
770          InnerVT <= (unsigned)MVT::LAST_VECTOR_VALUETYPE; ++InnerVT)
771       setTruncStoreAction((MVT::SimpleValueType)VT,
772                           (MVT::SimpleValueType)InnerVT, Expand);
773     setLoadExtAction(ISD::SEXTLOAD, (MVT::SimpleValueType)VT, Expand);
774     setLoadExtAction(ISD::ZEXTLOAD, (MVT::SimpleValueType)VT, Expand);
775     setLoadExtAction(ISD::EXTLOAD, (MVT::SimpleValueType)VT, Expand);
776   }
777
778   // FIXME: In order to prevent SSE instructions being expanded to MMX ones
779   // with -msoft-float, disable use of MMX as well.
780   if (!TM.Options.UseSoftFloat && Subtarget->hasMMX()) {
781     addRegisterClass(MVT::x86mmx, X86::VR64RegisterClass);
782     // No operations on x86mmx supported, everything uses intrinsics.
783   }
784
785   // MMX-sized vectors (other than x86mmx) are expected to be expanded
786   // into smaller operations.
787   setOperationAction(ISD::MULHS,              MVT::v8i8,  Expand);
788   setOperationAction(ISD::MULHS,              MVT::v4i16, Expand);
789   setOperationAction(ISD::MULHS,              MVT::v2i32, Expand);
790   setOperationAction(ISD::MULHS,              MVT::v1i64, Expand);
791   setOperationAction(ISD::AND,                MVT::v8i8,  Expand);
792   setOperationAction(ISD::AND,                MVT::v4i16, Expand);
793   setOperationAction(ISD::AND,                MVT::v2i32, Expand);
794   setOperationAction(ISD::AND,                MVT::v1i64, Expand);
795   setOperationAction(ISD::OR,                 MVT::v8i8,  Expand);
796   setOperationAction(ISD::OR,                 MVT::v4i16, Expand);
797   setOperationAction(ISD::OR,                 MVT::v2i32, Expand);
798   setOperationAction(ISD::OR,                 MVT::v1i64, Expand);
799   setOperationAction(ISD::XOR,                MVT::v8i8,  Expand);
800   setOperationAction(ISD::XOR,                MVT::v4i16, Expand);
801   setOperationAction(ISD::XOR,                MVT::v2i32, Expand);
802   setOperationAction(ISD::XOR,                MVT::v1i64, Expand);
803   setOperationAction(ISD::SCALAR_TO_VECTOR,   MVT::v8i8,  Expand);
804   setOperationAction(ISD::SCALAR_TO_VECTOR,   MVT::v4i16, Expand);
805   setOperationAction(ISD::SCALAR_TO_VECTOR,   MVT::v2i32, Expand);
806   setOperationAction(ISD::SCALAR_TO_VECTOR,   MVT::v1i64, Expand);
807   setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v1i64, Expand);
808   setOperationAction(ISD::SELECT,             MVT::v8i8,  Expand);
809   setOperationAction(ISD::SELECT,             MVT::v4i16, Expand);
810   setOperationAction(ISD::SELECT,             MVT::v2i32, Expand);
811   setOperationAction(ISD::SELECT,             MVT::v1i64, Expand);
812   setOperationAction(ISD::BITCAST,            MVT::v8i8,  Expand);
813   setOperationAction(ISD::BITCAST,            MVT::v4i16, Expand);
814   setOperationAction(ISD::BITCAST,            MVT::v2i32, Expand);
815   setOperationAction(ISD::BITCAST,            MVT::v1i64, Expand);
816
817   if (!TM.Options.UseSoftFloat && Subtarget->hasSSE1()) {
818     addRegisterClass(MVT::v4f32, X86::VR128RegisterClass);
819
820     setOperationAction(ISD::FADD,               MVT::v4f32, Legal);
821     setOperationAction(ISD::FSUB,               MVT::v4f32, Legal);
822     setOperationAction(ISD::FMUL,               MVT::v4f32, Legal);
823     setOperationAction(ISD::FDIV,               MVT::v4f32, Legal);
824     setOperationAction(ISD::FSQRT,              MVT::v4f32, Legal);
825     setOperationAction(ISD::FNEG,               MVT::v4f32, Custom);
826     setOperationAction(ISD::LOAD,               MVT::v4f32, Legal);
827     setOperationAction(ISD::BUILD_VECTOR,       MVT::v4f32, Custom);
828     setOperationAction(ISD::VECTOR_SHUFFLE,     MVT::v4f32, Custom);
829     setOperationAction(ISD::EXTRACT_VECTOR_ELT, MVT::v4f32, Custom);
830     setOperationAction(ISD::SELECT,             MVT::v4f32, Custom);
831     setOperationAction(ISD::SETCC,              MVT::v4f32, Custom);
832   }
833
834   if (!TM.Options.UseSoftFloat && Subtarget->hasSSE2()) {
835     addRegisterClass(MVT::v2f64, X86::VR128RegisterClass);
836
837     // FIXME: Unfortunately -soft-float and -no-implicit-float means XMM
838     // registers cannot be used even for integer operations.
839     addRegisterClass(MVT::v16i8, X86::VR128RegisterClass);
840     addRegisterClass(MVT::v8i16, X86::VR128RegisterClass);
841     addRegisterClass(MVT::v4i32, X86::VR128RegisterClass);
842     addRegisterClass(MVT::v2i64, X86::VR128RegisterClass);
843
844     setOperationAction(ISD::ADD,                MVT::v16i8, Legal);
845     setOperationAction(ISD::ADD,                MVT::v8i16, Legal);
846     setOperationAction(ISD::ADD,                MVT::v4i32, Legal);
847     setOperationAction(ISD::ADD,                MVT::v2i64, Legal);
848     setOperationAction(ISD::MUL,                MVT::v2i64, Custom);
849     setOperationAction(ISD::SUB,                MVT::v16i8, Legal);
850     setOperationAction(ISD::SUB,                MVT::v8i16, Legal);
851     setOperationAction(ISD::SUB,                MVT::v4i32, Legal);
852     setOperationAction(ISD::SUB,                MVT::v2i64, Legal);
853     setOperationAction(ISD::MUL,                MVT::v8i16, Legal);
854     setOperationAction(ISD::FADD,               MVT::v2f64, Legal);
855     setOperationAction(ISD::FSUB,               MVT::v2f64, Legal);
856     setOperationAction(ISD::FMUL,               MVT::v2f64, Legal);
857     setOperationAction(ISD::FDIV,               MVT::v2f64, Legal);
858     setOperationAction(ISD::FSQRT,              MVT::v2f64, Legal);
859     setOperationAction(ISD::FNEG,               MVT::v2f64, Custom);
860
861     setOperationAction(ISD::SETCC,              MVT::v2i64, Custom);
862     setOperationAction(ISD::SETCC,              MVT::v16i8, Custom);
863     setOperationAction(ISD::SETCC,              MVT::v8i16, Custom);
864     setOperationAction(ISD::SETCC,              MVT::v4i32, Custom);
865
866     setOperationAction(ISD::SCALAR_TO_VECTOR,   MVT::v16i8, Custom);
867     setOperationAction(ISD::SCALAR_TO_VECTOR,   MVT::v8i16, Custom);
868     setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v8i16, Custom);
869     setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v4i32, Custom);
870     setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v4f32, Custom);
871
872     setOperationAction(ISD::CONCAT_VECTORS,     MVT::v2f64, Custom);
873     setOperationAction(ISD::CONCAT_VECTORS,     MVT::v2i64, Custom);
874     setOperationAction(ISD::CONCAT_VECTORS,     MVT::v16i8, Custom);
875     setOperationAction(ISD::CONCAT_VECTORS,     MVT::v8i16, Custom);
876     setOperationAction(ISD::CONCAT_VECTORS,     MVT::v4i32, Custom);
877
878     // Custom lower build_vector, vector_shuffle, and extract_vector_elt.
879     for (unsigned i = (unsigned)MVT::v16i8; i != (unsigned)MVT::v2i64; ++i) {
880       EVT VT = (MVT::SimpleValueType)i;
881       // Do not attempt to custom lower non-power-of-2 vectors
882       if (!isPowerOf2_32(VT.getVectorNumElements()))
883         continue;
884       // Do not attempt to custom lower non-128-bit vectors
885       if (!VT.is128BitVector())
886         continue;
887       setOperationAction(ISD::BUILD_VECTOR,
888                          VT.getSimpleVT().SimpleTy, Custom);
889       setOperationAction(ISD::VECTOR_SHUFFLE,
890                          VT.getSimpleVT().SimpleTy, Custom);
891       setOperationAction(ISD::EXTRACT_VECTOR_ELT,
892                          VT.getSimpleVT().SimpleTy, Custom);
893     }
894
895     setOperationAction(ISD::BUILD_VECTOR,       MVT::v2f64, Custom);
896     setOperationAction(ISD::BUILD_VECTOR,       MVT::v2i64, Custom);
897     setOperationAction(ISD::VECTOR_SHUFFLE,     MVT::v2f64, Custom);
898     setOperationAction(ISD::VECTOR_SHUFFLE,     MVT::v2i64, Custom);
899     setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v2f64, Custom);
900     setOperationAction(ISD::EXTRACT_VECTOR_ELT, MVT::v2f64, Custom);
901
902     if (Subtarget->is64Bit()) {
903       setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v2i64, Custom);
904       setOperationAction(ISD::EXTRACT_VECTOR_ELT, MVT::v2i64, Custom);
905     }
906
907     // Promote v16i8, v8i16, v4i32 load, select, and, or, xor to v2i64.
908     for (unsigned i = (unsigned)MVT::v16i8; i != (unsigned)MVT::v2i64; i++) {
909       MVT::SimpleValueType SVT = (MVT::SimpleValueType)i;
910       EVT VT = SVT;
911
912       // Do not attempt to promote non-128-bit vectors
913       if (!VT.is128BitVector())
914         continue;
915
916       setOperationAction(ISD::AND,    SVT, Promote);
917       AddPromotedToType (ISD::AND,    SVT, MVT::v2i64);
918       setOperationAction(ISD::OR,     SVT, Promote);
919       AddPromotedToType (ISD::OR,     SVT, MVT::v2i64);
920       setOperationAction(ISD::XOR,    SVT, Promote);
921       AddPromotedToType (ISD::XOR,    SVT, MVT::v2i64);
922       setOperationAction(ISD::LOAD,   SVT, Promote);
923       AddPromotedToType (ISD::LOAD,   SVT, MVT::v2i64);
924       setOperationAction(ISD::SELECT, SVT, Promote);
925       AddPromotedToType (ISD::SELECT, SVT, MVT::v2i64);
926     }
927
928     setTruncStoreAction(MVT::f64, MVT::f32, Expand);
929
930     // Custom lower v2i64 and v2f64 selects.
931     setOperationAction(ISD::LOAD,               MVT::v2f64, Legal);
932     setOperationAction(ISD::LOAD,               MVT::v2i64, Legal);
933     setOperationAction(ISD::SELECT,             MVT::v2f64, Custom);
934     setOperationAction(ISD::SELECT,             MVT::v2i64, Custom);
935
936     setOperationAction(ISD::FP_TO_SINT,         MVT::v4i32, Legal);
937     setOperationAction(ISD::SINT_TO_FP,         MVT::v4i32, Legal);
938   }
939
940   if (Subtarget->hasSSE41()) {
941     setOperationAction(ISD::FFLOOR,             MVT::f32,   Legal);
942     setOperationAction(ISD::FCEIL,              MVT::f32,   Legal);
943     setOperationAction(ISD::FTRUNC,             MVT::f32,   Legal);
944     setOperationAction(ISD::FRINT,              MVT::f32,   Legal);
945     setOperationAction(ISD::FNEARBYINT,         MVT::f32,   Legal);
946     setOperationAction(ISD::FFLOOR,             MVT::f64,   Legal);
947     setOperationAction(ISD::FCEIL,              MVT::f64,   Legal);
948     setOperationAction(ISD::FTRUNC,             MVT::f64,   Legal);
949     setOperationAction(ISD::FRINT,              MVT::f64,   Legal);
950     setOperationAction(ISD::FNEARBYINT,         MVT::f64,   Legal);
951
952     // FIXME: Do we need to handle scalar-to-vector here?
953     setOperationAction(ISD::MUL,                MVT::v4i32, Legal);
954
955     setOperationAction(ISD::VSELECT,            MVT::v2f64, Legal);
956     setOperationAction(ISD::VSELECT,            MVT::v2i64, Legal);
957     setOperationAction(ISD::VSELECT,            MVT::v16i8, Legal);
958     setOperationAction(ISD::VSELECT,            MVT::v4i32, Legal);
959     setOperationAction(ISD::VSELECT,            MVT::v4f32, Legal);
960
961     // i8 and i16 vectors are custom , because the source register and source
962     // source memory operand types are not the same width.  f32 vectors are
963     // custom since the immediate controlling the insert encodes additional
964     // information.
965     setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v16i8, Custom);
966     setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v8i16, Custom);
967     setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v4i32, Custom);
968     setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v4f32, Custom);
969
970     setOperationAction(ISD::EXTRACT_VECTOR_ELT, MVT::v16i8, Custom);
971     setOperationAction(ISD::EXTRACT_VECTOR_ELT, MVT::v8i16, Custom);
972     setOperationAction(ISD::EXTRACT_VECTOR_ELT, MVT::v4i32, Custom);
973     setOperationAction(ISD::EXTRACT_VECTOR_ELT, MVT::v4f32, Custom);
974
975     // FIXME: these should be Legal but thats only for the case where
976     // the index is constant.  For now custom expand to deal with that.
977     if (Subtarget->is64Bit()) {
978       setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v2i64, Custom);
979       setOperationAction(ISD::EXTRACT_VECTOR_ELT, MVT::v2i64, Custom);
980     }
981   }
982
983   if (Subtarget->hasSSE2()) {
984     setOperationAction(ISD::SRL,               MVT::v8i16, Custom);
985     setOperationAction(ISD::SRL,               MVT::v16i8, Custom);
986
987     setOperationAction(ISD::SHL,               MVT::v8i16, Custom);
988     setOperationAction(ISD::SHL,               MVT::v16i8, Custom);
989
990     setOperationAction(ISD::SRA,               MVT::v8i16, Custom);
991     setOperationAction(ISD::SRA,               MVT::v16i8, Custom);
992
993     if (Subtarget->hasAVX2()) {
994       setOperationAction(ISD::SRL,             MVT::v2i64, Legal);
995       setOperationAction(ISD::SRL,             MVT::v4i32, Legal);
996
997       setOperationAction(ISD::SHL,             MVT::v2i64, Legal);
998       setOperationAction(ISD::SHL,             MVT::v4i32, Legal);
999
1000       setOperationAction(ISD::SRA,             MVT::v4i32, Legal);
1001     } else {
1002       setOperationAction(ISD::SRL,             MVT::v2i64, Custom);
1003       setOperationAction(ISD::SRL,             MVT::v4i32, Custom);
1004
1005       setOperationAction(ISD::SHL,             MVT::v2i64, Custom);
1006       setOperationAction(ISD::SHL,             MVT::v4i32, Custom);
1007
1008       setOperationAction(ISD::SRA,             MVT::v4i32, Custom);
1009     }
1010   }
1011
1012   if (Subtarget->hasSSE42())
1013     setOperationAction(ISD::SETCC,             MVT::v2i64, Custom);
1014
1015   if (!TM.Options.UseSoftFloat && Subtarget->hasAVX()) {
1016     addRegisterClass(MVT::v32i8,  X86::VR256RegisterClass);
1017     addRegisterClass(MVT::v16i16, X86::VR256RegisterClass);
1018     addRegisterClass(MVT::v8i32,  X86::VR256RegisterClass);
1019     addRegisterClass(MVT::v8f32,  X86::VR256RegisterClass);
1020     addRegisterClass(MVT::v4i64,  X86::VR256RegisterClass);
1021     addRegisterClass(MVT::v4f64,  X86::VR256RegisterClass);
1022
1023     setOperationAction(ISD::LOAD,               MVT::v8f32, Legal);
1024     setOperationAction(ISD::LOAD,               MVT::v4f64, Legal);
1025     setOperationAction(ISD::LOAD,               MVT::v4i64, Legal);
1026
1027     setOperationAction(ISD::FADD,               MVT::v8f32, Legal);
1028     setOperationAction(ISD::FSUB,               MVT::v8f32, Legal);
1029     setOperationAction(ISD::FMUL,               MVT::v8f32, Legal);
1030     setOperationAction(ISD::FDIV,               MVT::v8f32, Legal);
1031     setOperationAction(ISD::FSQRT,              MVT::v8f32, Legal);
1032     setOperationAction(ISD::FNEG,               MVT::v8f32, Custom);
1033
1034     setOperationAction(ISD::FADD,               MVT::v4f64, Legal);
1035     setOperationAction(ISD::FSUB,               MVT::v4f64, Legal);
1036     setOperationAction(ISD::FMUL,               MVT::v4f64, Legal);
1037     setOperationAction(ISD::FDIV,               MVT::v4f64, Legal);
1038     setOperationAction(ISD::FSQRT,              MVT::v4f64, Legal);
1039     setOperationAction(ISD::FNEG,               MVT::v4f64, Custom);
1040
1041     setOperationAction(ISD::FP_TO_SINT,         MVT::v8i32, Legal);
1042     setOperationAction(ISD::SINT_TO_FP,         MVT::v8i32, Legal);
1043     setOperationAction(ISD::FP_ROUND,           MVT::v4f32, Legal);
1044
1045     setOperationAction(ISD::CONCAT_VECTORS,     MVT::v4f64,  Custom);
1046     setOperationAction(ISD::CONCAT_VECTORS,     MVT::v4i64,  Custom);
1047     setOperationAction(ISD::CONCAT_VECTORS,     MVT::v8f32,  Custom);
1048     setOperationAction(ISD::CONCAT_VECTORS,     MVT::v8i32,  Custom);
1049     setOperationAction(ISD::CONCAT_VECTORS,     MVT::v32i8,  Custom);
1050     setOperationAction(ISD::CONCAT_VECTORS,     MVT::v16i16, Custom);
1051
1052     setOperationAction(ISD::SRL,               MVT::v16i16, Custom);
1053     setOperationAction(ISD::SRL,               MVT::v32i8, Custom);
1054
1055     setOperationAction(ISD::SHL,               MVT::v16i16, Custom);
1056     setOperationAction(ISD::SHL,               MVT::v32i8, Custom);
1057
1058     setOperationAction(ISD::SRA,               MVT::v16i16, Custom);
1059     setOperationAction(ISD::SRA,               MVT::v32i8, Custom);
1060
1061     setOperationAction(ISD::SETCC,             MVT::v32i8, Custom);
1062     setOperationAction(ISD::SETCC,             MVT::v16i16, Custom);
1063     setOperationAction(ISD::SETCC,             MVT::v8i32, Custom);
1064     setOperationAction(ISD::SETCC,             MVT::v4i64, Custom);
1065
1066     setOperationAction(ISD::SELECT,            MVT::v4f64, Custom);
1067     setOperationAction(ISD::SELECT,            MVT::v4i64, Custom);
1068     setOperationAction(ISD::SELECT,            MVT::v8f32, Custom);
1069
1070     setOperationAction(ISD::VSELECT,           MVT::v4f64, Legal);
1071     setOperationAction(ISD::VSELECT,           MVT::v4i64, Legal);
1072     setOperationAction(ISD::VSELECT,           MVT::v8i32, Legal);
1073     setOperationAction(ISD::VSELECT,           MVT::v8f32, Legal);
1074
1075     if (Subtarget->hasAVX2()) {
1076       setOperationAction(ISD::ADD,             MVT::v4i64, Legal);
1077       setOperationAction(ISD::ADD,             MVT::v8i32, Legal);
1078       setOperationAction(ISD::ADD,             MVT::v16i16, Legal);
1079       setOperationAction(ISD::ADD,             MVT::v32i8, Legal);
1080
1081       setOperationAction(ISD::SUB,             MVT::v4i64, Legal);
1082       setOperationAction(ISD::SUB,             MVT::v8i32, Legal);
1083       setOperationAction(ISD::SUB,             MVT::v16i16, Legal);
1084       setOperationAction(ISD::SUB,             MVT::v32i8, Legal);
1085
1086       setOperationAction(ISD::MUL,             MVT::v4i64, Custom);
1087       setOperationAction(ISD::MUL,             MVT::v8i32, Legal);
1088       setOperationAction(ISD::MUL,             MVT::v16i16, Legal);
1089       // Don't lower v32i8 because there is no 128-bit byte mul
1090
1091       setOperationAction(ISD::VSELECT,         MVT::v32i8, Legal);
1092
1093       setOperationAction(ISD::SRL,             MVT::v4i64, Legal);
1094       setOperationAction(ISD::SRL,             MVT::v8i32, Legal);
1095
1096       setOperationAction(ISD::SHL,             MVT::v4i64, Legal);
1097       setOperationAction(ISD::SHL,             MVT::v8i32, Legal);
1098
1099       setOperationAction(ISD::SRA,             MVT::v8i32, Legal);
1100     } else {
1101       setOperationAction(ISD::ADD,             MVT::v4i64, Custom);
1102       setOperationAction(ISD::ADD,             MVT::v8i32, Custom);
1103       setOperationAction(ISD::ADD,             MVT::v16i16, Custom);
1104       setOperationAction(ISD::ADD,             MVT::v32i8, Custom);
1105
1106       setOperationAction(ISD::SUB,             MVT::v4i64, Custom);
1107       setOperationAction(ISD::SUB,             MVT::v8i32, Custom);
1108       setOperationAction(ISD::SUB,             MVT::v16i16, Custom);
1109       setOperationAction(ISD::SUB,             MVT::v32i8, Custom);
1110
1111       setOperationAction(ISD::MUL,             MVT::v4i64, Custom);
1112       setOperationAction(ISD::MUL,             MVT::v8i32, Custom);
1113       setOperationAction(ISD::MUL,             MVT::v16i16, Custom);
1114       // Don't lower v32i8 because there is no 128-bit byte mul
1115
1116       setOperationAction(ISD::SRL,             MVT::v4i64, Custom);
1117       setOperationAction(ISD::SRL,             MVT::v8i32, Custom);
1118
1119       setOperationAction(ISD::SHL,             MVT::v4i64, Custom);
1120       setOperationAction(ISD::SHL,             MVT::v8i32, Custom);
1121
1122       setOperationAction(ISD::SRA,             MVT::v8i32, Custom);
1123     }
1124
1125     // Custom lower several nodes for 256-bit types.
1126     for (unsigned i = (unsigned)MVT::FIRST_VECTOR_VALUETYPE;
1127                   i <= (unsigned)MVT::LAST_VECTOR_VALUETYPE; ++i) {
1128       MVT::SimpleValueType SVT = (MVT::SimpleValueType)i;
1129       EVT VT = SVT;
1130
1131       // Extract subvector is special because the value type
1132       // (result) is 128-bit but the source is 256-bit wide.
1133       if (VT.is128BitVector())
1134         setOperationAction(ISD::EXTRACT_SUBVECTOR, SVT, Custom);
1135
1136       // Do not attempt to custom lower other non-256-bit vectors
1137       if (!VT.is256BitVector())
1138         continue;
1139
1140       setOperationAction(ISD::BUILD_VECTOR,       SVT, Custom);
1141       setOperationAction(ISD::VECTOR_SHUFFLE,     SVT, Custom);
1142       setOperationAction(ISD::INSERT_VECTOR_ELT,  SVT, Custom);
1143       setOperationAction(ISD::EXTRACT_VECTOR_ELT, SVT, Custom);
1144       setOperationAction(ISD::SCALAR_TO_VECTOR,   SVT, Custom);
1145       setOperationAction(ISD::INSERT_SUBVECTOR,   SVT, Custom);
1146     }
1147
1148     // Promote v32i8, v16i16, v8i32 select, and, or, xor to v4i64.
1149     for (unsigned i = (unsigned)MVT::v32i8; i != (unsigned)MVT::v4i64; ++i) {
1150       MVT::SimpleValueType SVT = (MVT::SimpleValueType)i;
1151       EVT VT = SVT;
1152
1153       // Do not attempt to promote non-256-bit vectors
1154       if (!VT.is256BitVector())
1155         continue;
1156
1157       setOperationAction(ISD::AND,    SVT, Promote);
1158       AddPromotedToType (ISD::AND,    SVT, MVT::v4i64);
1159       setOperationAction(ISD::OR,     SVT, Promote);
1160       AddPromotedToType (ISD::OR,     SVT, MVT::v4i64);
1161       setOperationAction(ISD::XOR,    SVT, Promote);
1162       AddPromotedToType (ISD::XOR,    SVT, MVT::v4i64);
1163       setOperationAction(ISD::LOAD,   SVT, Promote);
1164       AddPromotedToType (ISD::LOAD,   SVT, MVT::v4i64);
1165       setOperationAction(ISD::SELECT, SVT, Promote);
1166       AddPromotedToType (ISD::SELECT, SVT, MVT::v4i64);
1167     }
1168   }
1169
1170   // SIGN_EXTEND_INREGs are evaluated by the extend type. Handle the expansion
1171   // of this type with custom code.
1172   for (unsigned VT = (unsigned)MVT::FIRST_VECTOR_VALUETYPE;
1173          VT != (unsigned)MVT::LAST_VECTOR_VALUETYPE; VT++) {
1174     setOperationAction(ISD::SIGN_EXTEND_INREG, (MVT::SimpleValueType)VT,
1175                        Custom);
1176   }
1177
1178   // We want to custom lower some of our intrinsics.
1179   setOperationAction(ISD::INTRINSIC_WO_CHAIN, MVT::Other, Custom);
1180
1181
1182   // Only custom-lower 64-bit SADDO and friends on 64-bit because we don't
1183   // handle type legalization for these operations here.
1184   //
1185   // FIXME: We really should do custom legalization for addition and
1186   // subtraction on x86-32 once PR3203 is fixed.  We really can't do much better
1187   // than generic legalization for 64-bit multiplication-with-overflow, though.
1188   for (unsigned i = 0, e = 3+Subtarget->is64Bit(); i != e; ++i) {
1189     // Add/Sub/Mul with overflow operations are custom lowered.
1190     MVT VT = IntVTs[i];
1191     setOperationAction(ISD::SADDO, VT, Custom);
1192     setOperationAction(ISD::UADDO, VT, Custom);
1193     setOperationAction(ISD::SSUBO, VT, Custom);
1194     setOperationAction(ISD::USUBO, VT, Custom);
1195     setOperationAction(ISD::SMULO, VT, Custom);
1196     setOperationAction(ISD::UMULO, VT, Custom);
1197   }
1198
1199   // There are no 8-bit 3-address imul/mul instructions
1200   setOperationAction(ISD::SMULO, MVT::i8, Expand);
1201   setOperationAction(ISD::UMULO, MVT::i8, Expand);
1202
1203   if (!Subtarget->is64Bit()) {
1204     // These libcalls are not available in 32-bit.
1205     setLibcallName(RTLIB::SHL_I128, 0);
1206     setLibcallName(RTLIB::SRL_I128, 0);
1207     setLibcallName(RTLIB::SRA_I128, 0);
1208   }
1209
1210   // We have target-specific dag combine patterns for the following nodes:
1211   setTargetDAGCombine(ISD::VECTOR_SHUFFLE);
1212   setTargetDAGCombine(ISD::EXTRACT_VECTOR_ELT);
1213   setTargetDAGCombine(ISD::VSELECT);
1214   setTargetDAGCombine(ISD::SELECT);
1215   setTargetDAGCombine(ISD::SHL);
1216   setTargetDAGCombine(ISD::SRA);
1217   setTargetDAGCombine(ISD::SRL);
1218   setTargetDAGCombine(ISD::OR);
1219   setTargetDAGCombine(ISD::AND);
1220   setTargetDAGCombine(ISD::ADD);
1221   setTargetDAGCombine(ISD::FADD);
1222   setTargetDAGCombine(ISD::FSUB);
1223   setTargetDAGCombine(ISD::SUB);
1224   setTargetDAGCombine(ISD::LOAD);
1225   setTargetDAGCombine(ISD::STORE);
1226   setTargetDAGCombine(ISD::ZERO_EXTEND);
1227   setTargetDAGCombine(ISD::SINT_TO_FP);
1228   if (Subtarget->is64Bit())
1229     setTargetDAGCombine(ISD::MUL);
1230   if (Subtarget->hasBMI())
1231     setTargetDAGCombine(ISD::XOR);
1232
1233   computeRegisterProperties();
1234
1235   // On Darwin, -Os means optimize for size without hurting performance,
1236   // do not reduce the limit.
1237   maxStoresPerMemset = 16; // For @llvm.memset -> sequence of stores
1238   maxStoresPerMemsetOptSize = Subtarget->isTargetDarwin() ? 16 : 8;
1239   maxStoresPerMemcpy = 8; // For @llvm.memcpy -> sequence of stores
1240   maxStoresPerMemcpyOptSize = Subtarget->isTargetDarwin() ? 8 : 4;
1241   maxStoresPerMemmove = 8; // For @llvm.memmove -> sequence of stores
1242   maxStoresPerMemmoveOptSize = Subtarget->isTargetDarwin() ? 8 : 4;
1243   setPrefLoopAlignment(4); // 2^4 bytes.
1244   benefitFromCodePlacementOpt = true;
1245
1246   setPrefFunctionAlignment(4); // 2^4 bytes.
1247 }
1248
1249
1250 EVT X86TargetLowering::getSetCCResultType(EVT VT) const {
1251   if (!VT.isVector()) return MVT::i8;
1252   return VT.changeVectorElementTypeToInteger();
1253 }
1254
1255
1256 /// getMaxByValAlign - Helper for getByValTypeAlignment to determine
1257 /// the desired ByVal argument alignment.
1258 static void getMaxByValAlign(Type *Ty, unsigned &MaxAlign) {
1259   if (MaxAlign == 16)
1260     return;
1261   if (VectorType *VTy = dyn_cast<VectorType>(Ty)) {
1262     if (VTy->getBitWidth() == 128)
1263       MaxAlign = 16;
1264   } else if (ArrayType *ATy = dyn_cast<ArrayType>(Ty)) {
1265     unsigned EltAlign = 0;
1266     getMaxByValAlign(ATy->getElementType(), EltAlign);
1267     if (EltAlign > MaxAlign)
1268       MaxAlign = EltAlign;
1269   } else if (StructType *STy = dyn_cast<StructType>(Ty)) {
1270     for (unsigned i = 0, e = STy->getNumElements(); i != e; ++i) {
1271       unsigned EltAlign = 0;
1272       getMaxByValAlign(STy->getElementType(i), EltAlign);
1273       if (EltAlign > MaxAlign)
1274         MaxAlign = EltAlign;
1275       if (MaxAlign == 16)
1276         break;
1277     }
1278   }
1279   return;
1280 }
1281
1282 /// getByValTypeAlignment - Return the desired alignment for ByVal aggregate
1283 /// function arguments in the caller parameter area. For X86, aggregates
1284 /// that contain SSE vectors are placed at 16-byte boundaries while the rest
1285 /// are at 4-byte boundaries.
1286 unsigned X86TargetLowering::getByValTypeAlignment(Type *Ty) const {
1287   if (Subtarget->is64Bit()) {
1288     // Max of 8 and alignment of type.
1289     unsigned TyAlign = TD->getABITypeAlignment(Ty);
1290     if (TyAlign > 8)
1291       return TyAlign;
1292     return 8;
1293   }
1294
1295   unsigned Align = 4;
1296   if (Subtarget->hasSSE1())
1297     getMaxByValAlign(Ty, Align);
1298   return Align;
1299 }
1300
1301 /// getOptimalMemOpType - Returns the target specific optimal type for load
1302 /// and store operations as a result of memset, memcpy, and memmove
1303 /// lowering. If DstAlign is zero that means it's safe to destination
1304 /// alignment can satisfy any constraint. Similarly if SrcAlign is zero it
1305 /// means there isn't a need to check it against alignment requirement,
1306 /// probably because the source does not need to be loaded. If
1307 /// 'IsZeroVal' is true, that means it's safe to return a
1308 /// non-scalar-integer type, e.g. empty string source, constant, or loaded
1309 /// from memory. 'MemcpyStrSrc' indicates whether the memcpy source is
1310 /// constant so it does not need to be loaded.
1311 /// It returns EVT::Other if the type should be determined using generic
1312 /// target-independent logic.
1313 EVT
1314 X86TargetLowering::getOptimalMemOpType(uint64_t Size,
1315                                        unsigned DstAlign, unsigned SrcAlign,
1316                                        bool IsZeroVal,
1317                                        bool MemcpyStrSrc,
1318                                        MachineFunction &MF) const {
1319   // FIXME: This turns off use of xmm stores for memset/memcpy on targets like
1320   // linux.  This is because the stack realignment code can't handle certain
1321   // cases like PR2962.  This should be removed when PR2962 is fixed.
1322   const Function *F = MF.getFunction();
1323   if (IsZeroVal &&
1324       !F->hasFnAttr(Attribute::NoImplicitFloat)) {
1325     if (Size >= 16 &&
1326         (Subtarget->isUnalignedMemAccessFast() ||
1327          ((DstAlign == 0 || DstAlign >= 16) &&
1328           (SrcAlign == 0 || SrcAlign >= 16))) &&
1329         Subtarget->getStackAlignment() >= 16) {
1330       if (Subtarget->getStackAlignment() >= 32) {
1331         if (Subtarget->hasAVX2())
1332           return MVT::v8i32;
1333         if (Subtarget->hasAVX())
1334           return MVT::v8f32;
1335       }
1336       if (Subtarget->hasSSE2())
1337         return MVT::v4i32;
1338       if (Subtarget->hasSSE1())
1339         return MVT::v4f32;
1340     } else if (!MemcpyStrSrc && Size >= 8 &&
1341                !Subtarget->is64Bit() &&
1342                Subtarget->getStackAlignment() >= 8 &&
1343                Subtarget->hasSSE2()) {
1344       // Do not use f64 to lower memcpy if source is string constant. It's
1345       // better to use i32 to avoid the loads.
1346       return MVT::f64;
1347     }
1348   }
1349   if (Subtarget->is64Bit() && Size >= 8)
1350     return MVT::i64;
1351   return MVT::i32;
1352 }
1353
1354 /// getJumpTableEncoding - Return the entry encoding for a jump table in the
1355 /// current function.  The returned value is a member of the
1356 /// MachineJumpTableInfo::JTEntryKind enum.
1357 unsigned X86TargetLowering::getJumpTableEncoding() const {
1358   // In GOT pic mode, each entry in the jump table is emitted as a @GOTOFF
1359   // symbol.
1360   if (getTargetMachine().getRelocationModel() == Reloc::PIC_ &&
1361       Subtarget->isPICStyleGOT())
1362     return MachineJumpTableInfo::EK_Custom32;
1363
1364   // Otherwise, use the normal jump table encoding heuristics.
1365   return TargetLowering::getJumpTableEncoding();
1366 }
1367
1368 const MCExpr *
1369 X86TargetLowering::LowerCustomJumpTableEntry(const MachineJumpTableInfo *MJTI,
1370                                              const MachineBasicBlock *MBB,
1371                                              unsigned uid,MCContext &Ctx) const{
1372   assert(getTargetMachine().getRelocationModel() == Reloc::PIC_ &&
1373          Subtarget->isPICStyleGOT());
1374   // In 32-bit ELF systems, our jump table entries are formed with @GOTOFF
1375   // entries.
1376   return MCSymbolRefExpr::Create(MBB->getSymbol(),
1377                                  MCSymbolRefExpr::VK_GOTOFF, Ctx);
1378 }
1379
1380 /// getPICJumpTableRelocaBase - Returns relocation base for the given PIC
1381 /// jumptable.
1382 SDValue X86TargetLowering::getPICJumpTableRelocBase(SDValue Table,
1383                                                     SelectionDAG &DAG) const {
1384   if (!Subtarget->is64Bit())
1385     // This doesn't have DebugLoc associated with it, but is not really the
1386     // same as a Register.
1387     return DAG.getNode(X86ISD::GlobalBaseReg, DebugLoc(), getPointerTy());
1388   return Table;
1389 }
1390
1391 /// getPICJumpTableRelocBaseExpr - This returns the relocation base for the
1392 /// given PIC jumptable, the same as getPICJumpTableRelocBase, but as an
1393 /// MCExpr.
1394 const MCExpr *X86TargetLowering::
1395 getPICJumpTableRelocBaseExpr(const MachineFunction *MF, unsigned JTI,
1396                              MCContext &Ctx) const {
1397   // X86-64 uses RIP relative addressing based on the jump table label.
1398   if (Subtarget->isPICStyleRIPRel())
1399     return TargetLowering::getPICJumpTableRelocBaseExpr(MF, JTI, Ctx);
1400
1401   // Otherwise, the reference is relative to the PIC base.
1402   return MCSymbolRefExpr::Create(MF->getPICBaseSymbol(), Ctx);
1403 }
1404
1405 // FIXME: Why this routine is here? Move to RegInfo!
1406 std::pair<const TargetRegisterClass*, uint8_t>
1407 X86TargetLowering::findRepresentativeClass(EVT VT) const{
1408   const TargetRegisterClass *RRC = 0;
1409   uint8_t Cost = 1;
1410   switch (VT.getSimpleVT().SimpleTy) {
1411   default:
1412     return TargetLowering::findRepresentativeClass(VT);
1413   case MVT::i8: case MVT::i16: case MVT::i32: case MVT::i64:
1414     RRC = (Subtarget->is64Bit()
1415            ? X86::GR64RegisterClass : X86::GR32RegisterClass);
1416     break;
1417   case MVT::x86mmx:
1418     RRC = X86::VR64RegisterClass;
1419     break;
1420   case MVT::f32: case MVT::f64:
1421   case MVT::v16i8: case MVT::v8i16: case MVT::v4i32: case MVT::v2i64:
1422   case MVT::v4f32: case MVT::v2f64:
1423   case MVT::v32i8: case MVT::v8i32: case MVT::v4i64: case MVT::v8f32:
1424   case MVT::v4f64:
1425     RRC = X86::VR128RegisterClass;
1426     break;
1427   }
1428   return std::make_pair(RRC, Cost);
1429 }
1430
1431 bool X86TargetLowering::getStackCookieLocation(unsigned &AddressSpace,
1432                                                unsigned &Offset) const {
1433   if (!Subtarget->isTargetLinux())
1434     return false;
1435
1436   if (Subtarget->is64Bit()) {
1437     // %fs:0x28, unless we're using a Kernel code model, in which case it's %gs:
1438     Offset = 0x28;
1439     if (getTargetMachine().getCodeModel() == CodeModel::Kernel)
1440       AddressSpace = 256;
1441     else
1442       AddressSpace = 257;
1443   } else {
1444     // %gs:0x14 on i386
1445     Offset = 0x14;
1446     AddressSpace = 256;
1447   }
1448   return true;
1449 }
1450
1451
1452 //===----------------------------------------------------------------------===//
1453 //               Return Value Calling Convention Implementation
1454 //===----------------------------------------------------------------------===//
1455
1456 #include "X86GenCallingConv.inc"
1457
1458 bool
1459 X86TargetLowering::CanLowerReturn(CallingConv::ID CallConv,
1460                                   MachineFunction &MF, bool isVarArg,
1461                         const SmallVectorImpl<ISD::OutputArg> &Outs,
1462                         LLVMContext &Context) const {
1463   SmallVector<CCValAssign, 16> RVLocs;
1464   CCState CCInfo(CallConv, isVarArg, MF, getTargetMachine(),
1465                  RVLocs, Context);
1466   return CCInfo.CheckReturn(Outs, RetCC_X86);
1467 }
1468
1469 SDValue
1470 X86TargetLowering::LowerReturn(SDValue Chain,
1471                                CallingConv::ID CallConv, bool isVarArg,
1472                                const SmallVectorImpl<ISD::OutputArg> &Outs,
1473                                const SmallVectorImpl<SDValue> &OutVals,
1474                                DebugLoc dl, SelectionDAG &DAG) const {
1475   MachineFunction &MF = DAG.getMachineFunction();
1476   X86MachineFunctionInfo *FuncInfo = MF.getInfo<X86MachineFunctionInfo>();
1477
1478   SmallVector<CCValAssign, 16> RVLocs;
1479   CCState CCInfo(CallConv, isVarArg, MF, getTargetMachine(),
1480                  RVLocs, *DAG.getContext());
1481   CCInfo.AnalyzeReturn(Outs, RetCC_X86);
1482
1483   // Add the regs to the liveout set for the function.
1484   MachineRegisterInfo &MRI = DAG.getMachineFunction().getRegInfo();
1485   for (unsigned i = 0; i != RVLocs.size(); ++i)
1486     if (RVLocs[i].isRegLoc() && !MRI.isLiveOut(RVLocs[i].getLocReg()))
1487       MRI.addLiveOut(RVLocs[i].getLocReg());
1488
1489   SDValue Flag;
1490
1491   SmallVector<SDValue, 6> RetOps;
1492   RetOps.push_back(Chain); // Operand #0 = Chain (updated below)
1493   // Operand #1 = Bytes To Pop
1494   RetOps.push_back(DAG.getTargetConstant(FuncInfo->getBytesToPopOnReturn(),
1495                    MVT::i16));
1496
1497   // Copy the result values into the output registers.
1498   for (unsigned i = 0; i != RVLocs.size(); ++i) {
1499     CCValAssign &VA = RVLocs[i];
1500     assert(VA.isRegLoc() && "Can only return in registers!");
1501     SDValue ValToCopy = OutVals[i];
1502     EVT ValVT = ValToCopy.getValueType();
1503
1504     // If this is x86-64, and we disabled SSE, we can't return FP values,
1505     // or SSE or MMX vectors.
1506     if ((ValVT == MVT::f32 || ValVT == MVT::f64 ||
1507          VA.getLocReg() == X86::XMM0 || VA.getLocReg() == X86::XMM1) &&
1508           (Subtarget->is64Bit() && !Subtarget->hasSSE1())) {
1509       report_fatal_error("SSE register return with SSE disabled");
1510     }
1511     // Likewise we can't return F64 values with SSE1 only.  gcc does so, but
1512     // llvm-gcc has never done it right and no one has noticed, so this
1513     // should be OK for now.
1514     if (ValVT == MVT::f64 &&
1515         (Subtarget->is64Bit() && !Subtarget->hasSSE2()))
1516       report_fatal_error("SSE2 register return with SSE2 disabled");
1517
1518     // Returns in ST0/ST1 are handled specially: these are pushed as operands to
1519     // the RET instruction and handled by the FP Stackifier.
1520     if (VA.getLocReg() == X86::ST0 ||
1521         VA.getLocReg() == X86::ST1) {
1522       // If this is a copy from an xmm register to ST(0), use an FPExtend to
1523       // change the value to the FP stack register class.
1524       if (isScalarFPTypeInSSEReg(VA.getValVT()))
1525         ValToCopy = DAG.getNode(ISD::FP_EXTEND, dl, MVT::f80, ValToCopy);
1526       RetOps.push_back(ValToCopy);
1527       // Don't emit a copytoreg.
1528       continue;
1529     }
1530
1531     // 64-bit vector (MMX) values are returned in XMM0 / XMM1 except for v1i64
1532     // which is returned in RAX / RDX.
1533     if (Subtarget->is64Bit()) {
1534       if (ValVT == MVT::x86mmx) {
1535         if (VA.getLocReg() == X86::XMM0 || VA.getLocReg() == X86::XMM1) {
1536           ValToCopy = DAG.getNode(ISD::BITCAST, dl, MVT::i64, ValToCopy);
1537           ValToCopy = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, MVT::v2i64,
1538                                   ValToCopy);
1539           // If we don't have SSE2 available, convert to v4f32 so the generated
1540           // register is legal.
1541           if (!Subtarget->hasSSE2())
1542             ValToCopy = DAG.getNode(ISD::BITCAST, dl, MVT::v4f32,ValToCopy);
1543         }
1544       }
1545     }
1546
1547     Chain = DAG.getCopyToReg(Chain, dl, VA.getLocReg(), ValToCopy, Flag);
1548     Flag = Chain.getValue(1);
1549   }
1550
1551   // The x86-64 ABI for returning structs by value requires that we copy
1552   // the sret argument into %rax for the return. We saved the argument into
1553   // a virtual register in the entry block, so now we copy the value out
1554   // and into %rax.
1555   if (Subtarget->is64Bit() &&
1556       DAG.getMachineFunction().getFunction()->hasStructRetAttr()) {
1557     MachineFunction &MF = DAG.getMachineFunction();
1558     X86MachineFunctionInfo *FuncInfo = MF.getInfo<X86MachineFunctionInfo>();
1559     unsigned Reg = FuncInfo->getSRetReturnReg();
1560     assert(Reg &&
1561            "SRetReturnReg should have been set in LowerFormalArguments().");
1562     SDValue Val = DAG.getCopyFromReg(Chain, dl, Reg, getPointerTy());
1563
1564     Chain = DAG.getCopyToReg(Chain, dl, X86::RAX, Val, Flag);
1565     Flag = Chain.getValue(1);
1566
1567     // RAX now acts like a return value.
1568     MRI.addLiveOut(X86::RAX);
1569   }
1570
1571   RetOps[0] = Chain;  // Update chain.
1572
1573   // Add the flag if we have it.
1574   if (Flag.getNode())
1575     RetOps.push_back(Flag);
1576
1577   return DAG.getNode(X86ISD::RET_FLAG, dl,
1578                      MVT::Other, &RetOps[0], RetOps.size());
1579 }
1580
1581 bool X86TargetLowering::isUsedByReturnOnly(SDNode *N) const {
1582   if (N->getNumValues() != 1)
1583     return false;
1584   if (!N->hasNUsesOfValue(1, 0))
1585     return false;
1586
1587   SDNode *Copy = *N->use_begin();
1588   if (Copy->getOpcode() != ISD::CopyToReg &&
1589       Copy->getOpcode() != ISD::FP_EXTEND)
1590     return false;
1591
1592   bool HasRet = false;
1593   for (SDNode::use_iterator UI = Copy->use_begin(), UE = Copy->use_end();
1594        UI != UE; ++UI) {
1595     if (UI->getOpcode() != X86ISD::RET_FLAG)
1596       return false;
1597     HasRet = true;
1598   }
1599
1600   return HasRet;
1601 }
1602
1603 EVT
1604 X86TargetLowering::getTypeForExtArgOrReturn(LLVMContext &Context, EVT VT,
1605                                             ISD::NodeType ExtendKind) const {
1606   MVT ReturnMVT;
1607   // TODO: Is this also valid on 32-bit?
1608   if (Subtarget->is64Bit() && VT == MVT::i1 && ExtendKind == ISD::ZERO_EXTEND)
1609     ReturnMVT = MVT::i8;
1610   else
1611     ReturnMVT = MVT::i32;
1612
1613   EVT MinVT = getRegisterType(Context, ReturnMVT);
1614   return VT.bitsLT(MinVT) ? MinVT : VT;
1615 }
1616
1617 /// LowerCallResult - Lower the result values of a call into the
1618 /// appropriate copies out of appropriate physical registers.
1619 ///
1620 SDValue
1621 X86TargetLowering::LowerCallResult(SDValue Chain, SDValue InFlag,
1622                                    CallingConv::ID CallConv, bool isVarArg,
1623                                    const SmallVectorImpl<ISD::InputArg> &Ins,
1624                                    DebugLoc dl, SelectionDAG &DAG,
1625                                    SmallVectorImpl<SDValue> &InVals) const {
1626
1627   // Assign locations to each value returned by this call.
1628   SmallVector<CCValAssign, 16> RVLocs;
1629   bool Is64Bit = Subtarget->is64Bit();
1630   CCState CCInfo(CallConv, isVarArg, DAG.getMachineFunction(),
1631                  getTargetMachine(), RVLocs, *DAG.getContext());
1632   CCInfo.AnalyzeCallResult(Ins, RetCC_X86);
1633
1634   // Copy all of the result registers out of their specified physreg.
1635   for (unsigned i = 0; i != RVLocs.size(); ++i) {
1636     CCValAssign &VA = RVLocs[i];
1637     EVT CopyVT = VA.getValVT();
1638
1639     // If this is x86-64, and we disabled SSE, we can't return FP values
1640     if ((CopyVT == MVT::f32 || CopyVT == MVT::f64) &&
1641         ((Is64Bit || Ins[i].Flags.isInReg()) && !Subtarget->hasSSE1())) {
1642       report_fatal_error("SSE register return with SSE disabled");
1643     }
1644
1645     SDValue Val;
1646
1647     // If this is a call to a function that returns an fp value on the floating
1648     // point stack, we must guarantee the the value is popped from the stack, so
1649     // a CopyFromReg is not good enough - the copy instruction may be eliminated
1650     // if the return value is not used. We use the FpPOP_RETVAL instruction
1651     // instead.
1652     if (VA.getLocReg() == X86::ST0 || VA.getLocReg() == X86::ST1) {
1653       // If we prefer to use the value in xmm registers, copy it out as f80 and
1654       // use a truncate to move it from fp stack reg to xmm reg.
1655       if (isScalarFPTypeInSSEReg(VA.getValVT())) CopyVT = MVT::f80;
1656       SDValue Ops[] = { Chain, InFlag };
1657       Chain = SDValue(DAG.getMachineNode(X86::FpPOP_RETVAL, dl, CopyVT,
1658                                          MVT::Other, MVT::Glue, Ops, 2), 1);
1659       Val = Chain.getValue(0);
1660
1661       // Round the f80 to the right size, which also moves it to the appropriate
1662       // xmm register.
1663       if (CopyVT != VA.getValVT())
1664         Val = DAG.getNode(ISD::FP_ROUND, dl, VA.getValVT(), Val,
1665                           // This truncation won't change the value.
1666                           DAG.getIntPtrConstant(1));
1667     } else {
1668       Chain = DAG.getCopyFromReg(Chain, dl, VA.getLocReg(),
1669                                  CopyVT, InFlag).getValue(1);
1670       Val = Chain.getValue(0);
1671     }
1672     InFlag = Chain.getValue(2);
1673     InVals.push_back(Val);
1674   }
1675
1676   return Chain;
1677 }
1678
1679
1680 //===----------------------------------------------------------------------===//
1681 //                C & StdCall & Fast Calling Convention implementation
1682 //===----------------------------------------------------------------------===//
1683 //  StdCall calling convention seems to be standard for many Windows' API
1684 //  routines and around. It differs from C calling convention just a little:
1685 //  callee should clean up the stack, not caller. Symbols should be also
1686 //  decorated in some fancy way :) It doesn't support any vector arguments.
1687 //  For info on fast calling convention see Fast Calling Convention (tail call)
1688 //  implementation LowerX86_32FastCCCallTo.
1689
1690 /// CallIsStructReturn - Determines whether a call uses struct return
1691 /// semantics.
1692 static bool CallIsStructReturn(const SmallVectorImpl<ISD::OutputArg> &Outs) {
1693   if (Outs.empty())
1694     return false;
1695
1696   return Outs[0].Flags.isSRet();
1697 }
1698
1699 /// ArgsAreStructReturn - Determines whether a function uses struct
1700 /// return semantics.
1701 static bool
1702 ArgsAreStructReturn(const SmallVectorImpl<ISD::InputArg> &Ins) {
1703   if (Ins.empty())
1704     return false;
1705
1706   return Ins[0].Flags.isSRet();
1707 }
1708
1709 /// CreateCopyOfByValArgument - Make a copy of an aggregate at address specified
1710 /// by "Src" to address "Dst" with size and alignment information specified by
1711 /// the specific parameter attribute. The copy will be passed as a byval
1712 /// function parameter.
1713 static SDValue
1714 CreateCopyOfByValArgument(SDValue Src, SDValue Dst, SDValue Chain,
1715                           ISD::ArgFlagsTy Flags, SelectionDAG &DAG,
1716                           DebugLoc dl) {
1717   SDValue SizeNode = DAG.getConstant(Flags.getByValSize(), MVT::i32);
1718
1719   return DAG.getMemcpy(Chain, dl, Dst, Src, SizeNode, Flags.getByValAlign(),
1720                        /*isVolatile*/false, /*AlwaysInline=*/true,
1721                        MachinePointerInfo(), MachinePointerInfo());
1722 }
1723
1724 /// IsTailCallConvention - Return true if the calling convention is one that
1725 /// supports tail call optimization.
1726 static bool IsTailCallConvention(CallingConv::ID CC) {
1727   return (CC == CallingConv::Fast || CC == CallingConv::GHC);
1728 }
1729
1730 bool X86TargetLowering::mayBeEmittedAsTailCall(CallInst *CI) const {
1731   if (!CI->isTailCall())
1732     return false;
1733
1734   CallSite CS(CI);
1735   CallingConv::ID CalleeCC = CS.getCallingConv();
1736   if (!IsTailCallConvention(CalleeCC) && CalleeCC != CallingConv::C)
1737     return false;
1738
1739   return true;
1740 }
1741
1742 /// FuncIsMadeTailCallSafe - Return true if the function is being made into
1743 /// a tailcall target by changing its ABI.
1744 static bool FuncIsMadeTailCallSafe(CallingConv::ID CC,
1745                                    bool GuaranteedTailCallOpt) {
1746   return GuaranteedTailCallOpt && IsTailCallConvention(CC);
1747 }
1748
1749 SDValue
1750 X86TargetLowering::LowerMemArgument(SDValue Chain,
1751                                     CallingConv::ID CallConv,
1752                                     const SmallVectorImpl<ISD::InputArg> &Ins,
1753                                     DebugLoc dl, SelectionDAG &DAG,
1754                                     const CCValAssign &VA,
1755                                     MachineFrameInfo *MFI,
1756                                     unsigned i) const {
1757   // Create the nodes corresponding to a load from this parameter slot.
1758   ISD::ArgFlagsTy Flags = Ins[i].Flags;
1759   bool AlwaysUseMutable = FuncIsMadeTailCallSafe(CallConv,
1760                               getTargetMachine().Options.GuaranteedTailCallOpt);
1761   bool isImmutable = !AlwaysUseMutable && !Flags.isByVal();
1762   EVT ValVT;
1763
1764   // If value is passed by pointer we have address passed instead of the value
1765   // itself.
1766   if (VA.getLocInfo() == CCValAssign::Indirect)
1767     ValVT = VA.getLocVT();
1768   else
1769     ValVT = VA.getValVT();
1770
1771   // FIXME: For now, all byval parameter objects are marked mutable. This can be
1772   // changed with more analysis.
1773   // In case of tail call optimization mark all arguments mutable. Since they
1774   // could be overwritten by lowering of arguments in case of a tail call.
1775   if (Flags.isByVal()) {
1776     unsigned Bytes = Flags.getByValSize();
1777     if (Bytes == 0) Bytes = 1; // Don't create zero-sized stack objects.
1778     int FI = MFI->CreateFixedObject(Bytes, VA.getLocMemOffset(), isImmutable);
1779     return DAG.getFrameIndex(FI, getPointerTy());
1780   } else {
1781     int FI = MFI->CreateFixedObject(ValVT.getSizeInBits()/8,
1782                                     VA.getLocMemOffset(), isImmutable);
1783     SDValue FIN = DAG.getFrameIndex(FI, getPointerTy());
1784     return DAG.getLoad(ValVT, dl, Chain, FIN,
1785                        MachinePointerInfo::getFixedStack(FI),
1786                        false, false, false, 0);
1787   }
1788 }
1789
1790 SDValue
1791 X86TargetLowering::LowerFormalArguments(SDValue Chain,
1792                                         CallingConv::ID CallConv,
1793                                         bool isVarArg,
1794                                       const SmallVectorImpl<ISD::InputArg> &Ins,
1795                                         DebugLoc dl,
1796                                         SelectionDAG &DAG,
1797                                         SmallVectorImpl<SDValue> &InVals)
1798                                           const {
1799   MachineFunction &MF = DAG.getMachineFunction();
1800   X86MachineFunctionInfo *FuncInfo = MF.getInfo<X86MachineFunctionInfo>();
1801
1802   const Function* Fn = MF.getFunction();
1803   if (Fn->hasExternalLinkage() &&
1804       Subtarget->isTargetCygMing() &&
1805       Fn->getName() == "main")
1806     FuncInfo->setForceFramePointer(true);
1807
1808   MachineFrameInfo *MFI = MF.getFrameInfo();
1809   bool Is64Bit = Subtarget->is64Bit();
1810   bool IsWin64 = Subtarget->isTargetWin64();
1811
1812   assert(!(isVarArg && IsTailCallConvention(CallConv)) &&
1813          "Var args not supported with calling convention fastcc or ghc");
1814
1815   // Assign locations to all of the incoming arguments.
1816   SmallVector<CCValAssign, 16> ArgLocs;
1817   CCState CCInfo(CallConv, isVarArg, MF, getTargetMachine(),
1818                  ArgLocs, *DAG.getContext());
1819
1820   // Allocate shadow area for Win64
1821   if (IsWin64) {
1822     CCInfo.AllocateStack(32, 8);
1823   }
1824
1825   CCInfo.AnalyzeFormalArguments(Ins, CC_X86);
1826
1827   unsigned LastVal = ~0U;
1828   SDValue ArgValue;
1829   for (unsigned i = 0, e = ArgLocs.size(); i != e; ++i) {
1830     CCValAssign &VA = ArgLocs[i];
1831     // TODO: If an arg is passed in two places (e.g. reg and stack), skip later
1832     // places.
1833     assert(VA.getValNo() != LastVal &&
1834            "Don't support value assigned to multiple locs yet");
1835     (void)LastVal;
1836     LastVal = VA.getValNo();
1837
1838     if (VA.isRegLoc()) {
1839       EVT RegVT = VA.getLocVT();
1840       TargetRegisterClass *RC = NULL;
1841       if (RegVT == MVT::i32)
1842         RC = X86::GR32RegisterClass;
1843       else if (Is64Bit && RegVT == MVT::i64)
1844         RC = X86::GR64RegisterClass;
1845       else if (RegVT == MVT::f32)
1846         RC = X86::FR32RegisterClass;
1847       else if (RegVT == MVT::f64)
1848         RC = X86::FR64RegisterClass;
1849       else if (RegVT.isVector() && RegVT.getSizeInBits() == 256)
1850         RC = X86::VR256RegisterClass;
1851       else if (RegVT.isVector() && RegVT.getSizeInBits() == 128)
1852         RC = X86::VR128RegisterClass;
1853       else if (RegVT == MVT::x86mmx)
1854         RC = X86::VR64RegisterClass;
1855       else
1856         llvm_unreachable("Unknown argument type!");
1857
1858       unsigned Reg = MF.addLiveIn(VA.getLocReg(), RC);
1859       ArgValue = DAG.getCopyFromReg(Chain, dl, Reg, RegVT);
1860
1861       // If this is an 8 or 16-bit value, it is really passed promoted to 32
1862       // bits.  Insert an assert[sz]ext to capture this, then truncate to the
1863       // right size.
1864       if (VA.getLocInfo() == CCValAssign::SExt)
1865         ArgValue = DAG.getNode(ISD::AssertSext, dl, RegVT, ArgValue,
1866                                DAG.getValueType(VA.getValVT()));
1867       else if (VA.getLocInfo() == CCValAssign::ZExt)
1868         ArgValue = DAG.getNode(ISD::AssertZext, dl, RegVT, ArgValue,
1869                                DAG.getValueType(VA.getValVT()));
1870       else if (VA.getLocInfo() == CCValAssign::BCvt)
1871         ArgValue = DAG.getNode(ISD::BITCAST, dl, VA.getValVT(), ArgValue);
1872
1873       if (VA.isExtInLoc()) {
1874         // Handle MMX values passed in XMM regs.
1875         if (RegVT.isVector()) {
1876           ArgValue = DAG.getNode(X86ISD::MOVDQ2Q, dl, VA.getValVT(),
1877                                  ArgValue);
1878         } else
1879           ArgValue = DAG.getNode(ISD::TRUNCATE, dl, VA.getValVT(), ArgValue);
1880       }
1881     } else {
1882       assert(VA.isMemLoc());
1883       ArgValue = LowerMemArgument(Chain, CallConv, Ins, dl, DAG, VA, MFI, i);
1884     }
1885
1886     // If value is passed via pointer - do a load.
1887     if (VA.getLocInfo() == CCValAssign::Indirect)
1888       ArgValue = DAG.getLoad(VA.getValVT(), dl, Chain, ArgValue,
1889                              MachinePointerInfo(), false, false, false, 0);
1890
1891     InVals.push_back(ArgValue);
1892   }
1893
1894   // The x86-64 ABI for returning structs by value requires that we copy
1895   // the sret argument into %rax for the return. Save the argument into
1896   // a virtual register so that we can access it from the return points.
1897   if (Is64Bit && MF.getFunction()->hasStructRetAttr()) {
1898     X86MachineFunctionInfo *FuncInfo = MF.getInfo<X86MachineFunctionInfo>();
1899     unsigned Reg = FuncInfo->getSRetReturnReg();
1900     if (!Reg) {
1901       Reg = MF.getRegInfo().createVirtualRegister(getRegClassFor(MVT::i64));
1902       FuncInfo->setSRetReturnReg(Reg);
1903     }
1904     SDValue Copy = DAG.getCopyToReg(DAG.getEntryNode(), dl, Reg, InVals[0]);
1905     Chain = DAG.getNode(ISD::TokenFactor, dl, MVT::Other, Copy, Chain);
1906   }
1907
1908   unsigned StackSize = CCInfo.getNextStackOffset();
1909   // Align stack specially for tail calls.
1910   if (FuncIsMadeTailCallSafe(CallConv,
1911                              MF.getTarget().Options.GuaranteedTailCallOpt))
1912     StackSize = GetAlignedArgumentStackSize(StackSize, DAG);
1913
1914   // If the function takes variable number of arguments, make a frame index for
1915   // the start of the first vararg value... for expansion of llvm.va_start.
1916   if (isVarArg) {
1917     if (Is64Bit || (CallConv != CallingConv::X86_FastCall &&
1918                     CallConv != CallingConv::X86_ThisCall)) {
1919       FuncInfo->setVarArgsFrameIndex(MFI->CreateFixedObject(1, StackSize,true));
1920     }
1921     if (Is64Bit) {
1922       unsigned TotalNumIntRegs = 0, TotalNumXMMRegs = 0;
1923
1924       // FIXME: We should really autogenerate these arrays
1925       static const unsigned GPR64ArgRegsWin64[] = {
1926         X86::RCX, X86::RDX, X86::R8,  X86::R9
1927       };
1928       static const unsigned GPR64ArgRegs64Bit[] = {
1929         X86::RDI, X86::RSI, X86::RDX, X86::RCX, X86::R8, X86::R9
1930       };
1931       static const unsigned XMMArgRegs64Bit[] = {
1932         X86::XMM0, X86::XMM1, X86::XMM2, X86::XMM3,
1933         X86::XMM4, X86::XMM5, X86::XMM6, X86::XMM7
1934       };
1935       const unsigned *GPR64ArgRegs;
1936       unsigned NumXMMRegs = 0;
1937
1938       if (IsWin64) {
1939         // The XMM registers which might contain var arg parameters are shadowed
1940         // in their paired GPR.  So we only need to save the GPR to their home
1941         // slots.
1942         TotalNumIntRegs = 4;
1943         GPR64ArgRegs = GPR64ArgRegsWin64;
1944       } else {
1945         TotalNumIntRegs = 6; TotalNumXMMRegs = 8;
1946         GPR64ArgRegs = GPR64ArgRegs64Bit;
1947
1948         NumXMMRegs = CCInfo.getFirstUnallocated(XMMArgRegs64Bit,
1949                                                 TotalNumXMMRegs);
1950       }
1951       unsigned NumIntRegs = CCInfo.getFirstUnallocated(GPR64ArgRegs,
1952                                                        TotalNumIntRegs);
1953
1954       bool NoImplicitFloatOps = Fn->hasFnAttr(Attribute::NoImplicitFloat);
1955       assert(!(NumXMMRegs && !Subtarget->hasSSE1()) &&
1956              "SSE register cannot be used when SSE is disabled!");
1957       assert(!(NumXMMRegs && MF.getTarget().Options.UseSoftFloat &&
1958                NoImplicitFloatOps) &&
1959              "SSE register cannot be used when SSE is disabled!");
1960       if (MF.getTarget().Options.UseSoftFloat || NoImplicitFloatOps ||
1961           !Subtarget->hasSSE1())
1962         // Kernel mode asks for SSE to be disabled, so don't push them
1963         // on the stack.
1964         TotalNumXMMRegs = 0;
1965
1966       if (IsWin64) {
1967         const TargetFrameLowering &TFI = *getTargetMachine().getFrameLowering();
1968         // Get to the caller-allocated home save location.  Add 8 to account
1969         // for the return address.
1970         int HomeOffset = TFI.getOffsetOfLocalArea() + 8;
1971         FuncInfo->setRegSaveFrameIndex(
1972           MFI->CreateFixedObject(1, NumIntRegs * 8 + HomeOffset, false));
1973         // Fixup to set vararg frame on shadow area (4 x i64).
1974         if (NumIntRegs < 4)
1975           FuncInfo->setVarArgsFrameIndex(FuncInfo->getRegSaveFrameIndex());
1976       } else {
1977         // For X86-64, if there are vararg parameters that are passed via
1978         // registers, then we must store them to their spots on the stack so
1979         // they may be loaded by deferencing the result of va_next.
1980         FuncInfo->setVarArgsGPOffset(NumIntRegs * 8);
1981         FuncInfo->setVarArgsFPOffset(TotalNumIntRegs * 8 + NumXMMRegs * 16);
1982         FuncInfo->setRegSaveFrameIndex(
1983           MFI->CreateStackObject(TotalNumIntRegs * 8 + TotalNumXMMRegs * 16, 16,
1984                                false));
1985       }
1986
1987       // Store the integer parameter registers.
1988       SmallVector<SDValue, 8> MemOps;
1989       SDValue RSFIN = DAG.getFrameIndex(FuncInfo->getRegSaveFrameIndex(),
1990                                         getPointerTy());
1991       unsigned Offset = FuncInfo->getVarArgsGPOffset();
1992       for (; NumIntRegs != TotalNumIntRegs; ++NumIntRegs) {
1993         SDValue FIN = DAG.getNode(ISD::ADD, dl, getPointerTy(), RSFIN,
1994                                   DAG.getIntPtrConstant(Offset));
1995         unsigned VReg = MF.addLiveIn(GPR64ArgRegs[NumIntRegs],
1996                                      X86::GR64RegisterClass);
1997         SDValue Val = DAG.getCopyFromReg(Chain, dl, VReg, MVT::i64);
1998         SDValue Store =
1999           DAG.getStore(Val.getValue(1), dl, Val, FIN,
2000                        MachinePointerInfo::getFixedStack(
2001                          FuncInfo->getRegSaveFrameIndex(), Offset),
2002                        false, false, 0);
2003         MemOps.push_back(Store);
2004         Offset += 8;
2005       }
2006
2007       if (TotalNumXMMRegs != 0 && NumXMMRegs != TotalNumXMMRegs) {
2008         // Now store the XMM (fp + vector) parameter registers.
2009         SmallVector<SDValue, 11> SaveXMMOps;
2010         SaveXMMOps.push_back(Chain);
2011
2012         unsigned AL = MF.addLiveIn(X86::AL, X86::GR8RegisterClass);
2013         SDValue ALVal = DAG.getCopyFromReg(DAG.getEntryNode(), dl, AL, MVT::i8);
2014         SaveXMMOps.push_back(ALVal);
2015
2016         SaveXMMOps.push_back(DAG.getIntPtrConstant(
2017                                FuncInfo->getRegSaveFrameIndex()));
2018         SaveXMMOps.push_back(DAG.getIntPtrConstant(
2019                                FuncInfo->getVarArgsFPOffset()));
2020
2021         for (; NumXMMRegs != TotalNumXMMRegs; ++NumXMMRegs) {
2022           unsigned VReg = MF.addLiveIn(XMMArgRegs64Bit[NumXMMRegs],
2023                                        X86::VR128RegisterClass);
2024           SDValue Val = DAG.getCopyFromReg(Chain, dl, VReg, MVT::v4f32);
2025           SaveXMMOps.push_back(Val);
2026         }
2027         MemOps.push_back(DAG.getNode(X86ISD::VASTART_SAVE_XMM_REGS, dl,
2028                                      MVT::Other,
2029                                      &SaveXMMOps[0], SaveXMMOps.size()));
2030       }
2031
2032       if (!MemOps.empty())
2033         Chain = DAG.getNode(ISD::TokenFactor, dl, MVT::Other,
2034                             &MemOps[0], MemOps.size());
2035     }
2036   }
2037
2038   // Some CCs need callee pop.
2039   if (X86::isCalleePop(CallConv, Is64Bit, isVarArg,
2040                        MF.getTarget().Options.GuaranteedTailCallOpt)) {
2041     FuncInfo->setBytesToPopOnReturn(StackSize); // Callee pops everything.
2042   } else {
2043     FuncInfo->setBytesToPopOnReturn(0); // Callee pops nothing.
2044     // If this is an sret function, the return should pop the hidden pointer.
2045     if (!Is64Bit && !IsTailCallConvention(CallConv) && ArgsAreStructReturn(Ins))
2046       FuncInfo->setBytesToPopOnReturn(4);
2047   }
2048
2049   if (!Is64Bit) {
2050     // RegSaveFrameIndex is X86-64 only.
2051     FuncInfo->setRegSaveFrameIndex(0xAAAAAAA);
2052     if (CallConv == CallingConv::X86_FastCall ||
2053         CallConv == CallingConv::X86_ThisCall)
2054       // fastcc functions can't have varargs.
2055       FuncInfo->setVarArgsFrameIndex(0xAAAAAAA);
2056   }
2057
2058   FuncInfo->setArgumentStackSize(StackSize);
2059
2060   return Chain;
2061 }
2062
2063 SDValue
2064 X86TargetLowering::LowerMemOpCallTo(SDValue Chain,
2065                                     SDValue StackPtr, SDValue Arg,
2066                                     DebugLoc dl, SelectionDAG &DAG,
2067                                     const CCValAssign &VA,
2068                                     ISD::ArgFlagsTy Flags) const {
2069   unsigned LocMemOffset = VA.getLocMemOffset();
2070   SDValue PtrOff = DAG.getIntPtrConstant(LocMemOffset);
2071   PtrOff = DAG.getNode(ISD::ADD, dl, getPointerTy(), StackPtr, PtrOff);
2072   if (Flags.isByVal())
2073     return CreateCopyOfByValArgument(Arg, PtrOff, Chain, Flags, DAG, dl);
2074
2075   return DAG.getStore(Chain, dl, Arg, PtrOff,
2076                       MachinePointerInfo::getStack(LocMemOffset),
2077                       false, false, 0);
2078 }
2079
2080 /// EmitTailCallLoadRetAddr - Emit a load of return address if tail call
2081 /// optimization is performed and it is required.
2082 SDValue
2083 X86TargetLowering::EmitTailCallLoadRetAddr(SelectionDAG &DAG,
2084                                            SDValue &OutRetAddr, SDValue Chain,
2085                                            bool IsTailCall, bool Is64Bit,
2086                                            int FPDiff, DebugLoc dl) const {
2087   // Adjust the Return address stack slot.
2088   EVT VT = getPointerTy();
2089   OutRetAddr = getReturnAddressFrameIndex(DAG);
2090
2091   // Load the "old" Return address.
2092   OutRetAddr = DAG.getLoad(VT, dl, Chain, OutRetAddr, MachinePointerInfo(),
2093                            false, false, false, 0);
2094   return SDValue(OutRetAddr.getNode(), 1);
2095 }
2096
2097 /// EmitTailCallStoreRetAddr - Emit a store of the return address if tail call
2098 /// optimization is performed and it is required (FPDiff!=0).
2099 static SDValue
2100 EmitTailCallStoreRetAddr(SelectionDAG & DAG, MachineFunction &MF,
2101                          SDValue Chain, SDValue RetAddrFrIdx,
2102                          bool Is64Bit, int FPDiff, DebugLoc dl) {
2103   // Store the return address to the appropriate stack slot.
2104   if (!FPDiff) return Chain;
2105   // Calculate the new stack slot for the return address.
2106   int SlotSize = Is64Bit ? 8 : 4;
2107   int NewReturnAddrFI =
2108     MF.getFrameInfo()->CreateFixedObject(SlotSize, FPDiff-SlotSize, false);
2109   EVT VT = Is64Bit ? MVT::i64 : MVT::i32;
2110   SDValue NewRetAddrFrIdx = DAG.getFrameIndex(NewReturnAddrFI, VT);
2111   Chain = DAG.getStore(Chain, dl, RetAddrFrIdx, NewRetAddrFrIdx,
2112                        MachinePointerInfo::getFixedStack(NewReturnAddrFI),
2113                        false, false, 0);
2114   return Chain;
2115 }
2116
2117 SDValue
2118 X86TargetLowering::LowerCall(SDValue Chain, SDValue Callee,
2119                              CallingConv::ID CallConv, bool isVarArg,
2120                              bool &isTailCall,
2121                              const SmallVectorImpl<ISD::OutputArg> &Outs,
2122                              const SmallVectorImpl<SDValue> &OutVals,
2123                              const SmallVectorImpl<ISD::InputArg> &Ins,
2124                              DebugLoc dl, SelectionDAG &DAG,
2125                              SmallVectorImpl<SDValue> &InVals) const {
2126   MachineFunction &MF = DAG.getMachineFunction();
2127   bool Is64Bit        = Subtarget->is64Bit();
2128   bool IsWin64        = Subtarget->isTargetWin64();
2129   bool IsStructRet    = CallIsStructReturn(Outs);
2130   bool IsSibcall      = false;
2131
2132   if (isTailCall) {
2133     // Check if it's really possible to do a tail call.
2134     isTailCall = IsEligibleForTailCallOptimization(Callee, CallConv,
2135                     isVarArg, IsStructRet, MF.getFunction()->hasStructRetAttr(),
2136                                                    Outs, OutVals, Ins, DAG);
2137
2138     // Sibcalls are automatically detected tailcalls which do not require
2139     // ABI changes.
2140     if (!MF.getTarget().Options.GuaranteedTailCallOpt && isTailCall)
2141       IsSibcall = true;
2142
2143     if (isTailCall)
2144       ++NumTailCalls;
2145   }
2146
2147   assert(!(isVarArg && IsTailCallConvention(CallConv)) &&
2148          "Var args not supported with calling convention fastcc or ghc");
2149
2150   // Analyze operands of the call, assigning locations to each operand.
2151   SmallVector<CCValAssign, 16> ArgLocs;
2152   CCState CCInfo(CallConv, isVarArg, MF, getTargetMachine(),
2153                  ArgLocs, *DAG.getContext());
2154
2155   // Allocate shadow area for Win64
2156   if (IsWin64) {
2157     CCInfo.AllocateStack(32, 8);
2158   }
2159
2160   CCInfo.AnalyzeCallOperands(Outs, CC_X86);
2161
2162   // Get a count of how many bytes are to be pushed on the stack.
2163   unsigned NumBytes = CCInfo.getNextStackOffset();
2164   if (IsSibcall)
2165     // This is a sibcall. The memory operands are available in caller's
2166     // own caller's stack.
2167     NumBytes = 0;
2168   else if (getTargetMachine().Options.GuaranteedTailCallOpt &&
2169            IsTailCallConvention(CallConv))
2170     NumBytes = GetAlignedArgumentStackSize(NumBytes, DAG);
2171
2172   int FPDiff = 0;
2173   if (isTailCall && !IsSibcall) {
2174     // Lower arguments at fp - stackoffset + fpdiff.
2175     unsigned NumBytesCallerPushed =
2176       MF.getInfo<X86MachineFunctionInfo>()->getBytesToPopOnReturn();
2177     FPDiff = NumBytesCallerPushed - NumBytes;
2178
2179     // Set the delta of movement of the returnaddr stackslot.
2180     // But only set if delta is greater than previous delta.
2181     if (FPDiff < (MF.getInfo<X86MachineFunctionInfo>()->getTCReturnAddrDelta()))
2182       MF.getInfo<X86MachineFunctionInfo>()->setTCReturnAddrDelta(FPDiff);
2183   }
2184
2185   if (!IsSibcall)
2186     Chain = DAG.getCALLSEQ_START(Chain, DAG.getIntPtrConstant(NumBytes, true));
2187
2188   SDValue RetAddrFrIdx;
2189   // Load return address for tail calls.
2190   if (isTailCall && FPDiff)
2191     Chain = EmitTailCallLoadRetAddr(DAG, RetAddrFrIdx, Chain, isTailCall,
2192                                     Is64Bit, FPDiff, dl);
2193
2194   SmallVector<std::pair<unsigned, SDValue>, 8> RegsToPass;
2195   SmallVector<SDValue, 8> MemOpChains;
2196   SDValue StackPtr;
2197
2198   // Walk the register/memloc assignments, inserting copies/loads.  In the case
2199   // of tail call optimization arguments are handle later.
2200   for (unsigned i = 0, e = ArgLocs.size(); i != e; ++i) {
2201     CCValAssign &VA = ArgLocs[i];
2202     EVT RegVT = VA.getLocVT();
2203     SDValue Arg = OutVals[i];
2204     ISD::ArgFlagsTy Flags = Outs[i].Flags;
2205     bool isByVal = Flags.isByVal();
2206
2207     // Promote the value if needed.
2208     switch (VA.getLocInfo()) {
2209     default: llvm_unreachable("Unknown loc info!");
2210     case CCValAssign::Full: break;
2211     case CCValAssign::SExt:
2212       Arg = DAG.getNode(ISD::SIGN_EXTEND, dl, RegVT, Arg);
2213       break;
2214     case CCValAssign::ZExt:
2215       Arg = DAG.getNode(ISD::ZERO_EXTEND, dl, RegVT, Arg);
2216       break;
2217     case CCValAssign::AExt:
2218       if (RegVT.isVector() && RegVT.getSizeInBits() == 128) {
2219         // Special case: passing MMX values in XMM registers.
2220         Arg = DAG.getNode(ISD::BITCAST, dl, MVT::i64, Arg);
2221         Arg = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, MVT::v2i64, Arg);
2222         Arg = getMOVL(DAG, dl, MVT::v2i64, DAG.getUNDEF(MVT::v2i64), Arg);
2223       } else
2224         Arg = DAG.getNode(ISD::ANY_EXTEND, dl, RegVT, Arg);
2225       break;
2226     case CCValAssign::BCvt:
2227       Arg = DAG.getNode(ISD::BITCAST, dl, RegVT, Arg);
2228       break;
2229     case CCValAssign::Indirect: {
2230       // Store the argument.
2231       SDValue SpillSlot = DAG.CreateStackTemporary(VA.getValVT());
2232       int FI = cast<FrameIndexSDNode>(SpillSlot)->getIndex();
2233       Chain = DAG.getStore(Chain, dl, Arg, SpillSlot,
2234                            MachinePointerInfo::getFixedStack(FI),
2235                            false, false, 0);
2236       Arg = SpillSlot;
2237       break;
2238     }
2239     }
2240
2241     if (VA.isRegLoc()) {
2242       RegsToPass.push_back(std::make_pair(VA.getLocReg(), Arg));
2243       if (isVarArg && IsWin64) {
2244         // Win64 ABI requires argument XMM reg to be copied to the corresponding
2245         // shadow reg if callee is a varargs function.
2246         unsigned ShadowReg = 0;
2247         switch (VA.getLocReg()) {
2248         case X86::XMM0: ShadowReg = X86::RCX; break;
2249         case X86::XMM1: ShadowReg = X86::RDX; break;
2250         case X86::XMM2: ShadowReg = X86::R8; break;
2251         case X86::XMM3: ShadowReg = X86::R9; break;
2252         }
2253         if (ShadowReg)
2254           RegsToPass.push_back(std::make_pair(ShadowReg, Arg));
2255       }
2256     } else if (!IsSibcall && (!isTailCall || isByVal)) {
2257       assert(VA.isMemLoc());
2258       if (StackPtr.getNode() == 0)
2259         StackPtr = DAG.getCopyFromReg(Chain, dl, X86StackPtr, getPointerTy());
2260       MemOpChains.push_back(LowerMemOpCallTo(Chain, StackPtr, Arg,
2261                                              dl, DAG, VA, Flags));
2262     }
2263   }
2264
2265   if (!MemOpChains.empty())
2266     Chain = DAG.getNode(ISD::TokenFactor, dl, MVT::Other,
2267                         &MemOpChains[0], MemOpChains.size());
2268
2269   // Build a sequence of copy-to-reg nodes chained together with token chain
2270   // and flag operands which copy the outgoing args into registers.
2271   SDValue InFlag;
2272   // Tail call byval lowering might overwrite argument registers so in case of
2273   // tail call optimization the copies to registers are lowered later.
2274   if (!isTailCall)
2275     for (unsigned i = 0, e = RegsToPass.size(); i != e; ++i) {
2276       Chain = DAG.getCopyToReg(Chain, dl, RegsToPass[i].first,
2277                                RegsToPass[i].second, InFlag);
2278       InFlag = Chain.getValue(1);
2279     }
2280
2281   if (Subtarget->isPICStyleGOT()) {
2282     // ELF / PIC requires GOT in the EBX register before function calls via PLT
2283     // GOT pointer.
2284     if (!isTailCall) {
2285       Chain = DAG.getCopyToReg(Chain, dl, X86::EBX,
2286                                DAG.getNode(X86ISD::GlobalBaseReg,
2287                                            DebugLoc(), getPointerTy()),
2288                                InFlag);
2289       InFlag = Chain.getValue(1);
2290     } else {
2291       // If we are tail calling and generating PIC/GOT style code load the
2292       // address of the callee into ECX. The value in ecx is used as target of
2293       // the tail jump. This is done to circumvent the ebx/callee-saved problem
2294       // for tail calls on PIC/GOT architectures. Normally we would just put the
2295       // address of GOT into ebx and then call target@PLT. But for tail calls
2296       // ebx would be restored (since ebx is callee saved) before jumping to the
2297       // target@PLT.
2298
2299       // Note: The actual moving to ECX is done further down.
2300       GlobalAddressSDNode *G = dyn_cast<GlobalAddressSDNode>(Callee);
2301       if (G && !G->getGlobal()->hasHiddenVisibility() &&
2302           !G->getGlobal()->hasProtectedVisibility())
2303         Callee = LowerGlobalAddress(Callee, DAG);
2304       else if (isa<ExternalSymbolSDNode>(Callee))
2305         Callee = LowerExternalSymbol(Callee, DAG);
2306     }
2307   }
2308
2309   if (Is64Bit && isVarArg && !IsWin64) {
2310     // From AMD64 ABI document:
2311     // For calls that may call functions that use varargs or stdargs
2312     // (prototype-less calls or calls to functions containing ellipsis (...) in
2313     // the declaration) %al is used as hidden argument to specify the number
2314     // of SSE registers used. The contents of %al do not need to match exactly
2315     // the number of registers, but must be an ubound on the number of SSE
2316     // registers used and is in the range 0 - 8 inclusive.
2317
2318     // Count the number of XMM registers allocated.
2319     static const unsigned XMMArgRegs[] = {
2320       X86::XMM0, X86::XMM1, X86::XMM2, X86::XMM3,
2321       X86::XMM4, X86::XMM5, X86::XMM6, X86::XMM7
2322     };
2323     unsigned NumXMMRegs = CCInfo.getFirstUnallocated(XMMArgRegs, 8);
2324     assert((Subtarget->hasSSE1() || !NumXMMRegs)
2325            && "SSE registers cannot be used when SSE is disabled");
2326
2327     Chain = DAG.getCopyToReg(Chain, dl, X86::AL,
2328                              DAG.getConstant(NumXMMRegs, MVT::i8), InFlag);
2329     InFlag = Chain.getValue(1);
2330   }
2331
2332
2333   // For tail calls lower the arguments to the 'real' stack slot.
2334   if (isTailCall) {
2335     // Force all the incoming stack arguments to be loaded from the stack
2336     // before any new outgoing arguments are stored to the stack, because the
2337     // outgoing stack slots may alias the incoming argument stack slots, and
2338     // the alias isn't otherwise explicit. This is slightly more conservative
2339     // than necessary, because it means that each store effectively depends
2340     // on every argument instead of just those arguments it would clobber.
2341     SDValue ArgChain = DAG.getStackArgumentTokenFactor(Chain);
2342
2343     SmallVector<SDValue, 8> MemOpChains2;
2344     SDValue FIN;
2345     int FI = 0;
2346     // Do not flag preceding copytoreg stuff together with the following stuff.
2347     InFlag = SDValue();
2348     if (getTargetMachine().Options.GuaranteedTailCallOpt) {
2349       for (unsigned i = 0, e = ArgLocs.size(); i != e; ++i) {
2350         CCValAssign &VA = ArgLocs[i];
2351         if (VA.isRegLoc())
2352           continue;
2353         assert(VA.isMemLoc());
2354         SDValue Arg = OutVals[i];
2355         ISD::ArgFlagsTy Flags = Outs[i].Flags;
2356         // Create frame index.
2357         int32_t Offset = VA.getLocMemOffset()+FPDiff;
2358         uint32_t OpSize = (VA.getLocVT().getSizeInBits()+7)/8;
2359         FI = MF.getFrameInfo()->CreateFixedObject(OpSize, Offset, true);
2360         FIN = DAG.getFrameIndex(FI, getPointerTy());
2361
2362         if (Flags.isByVal()) {
2363           // Copy relative to framepointer.
2364           SDValue Source = DAG.getIntPtrConstant(VA.getLocMemOffset());
2365           if (StackPtr.getNode() == 0)
2366             StackPtr = DAG.getCopyFromReg(Chain, dl, X86StackPtr,
2367                                           getPointerTy());
2368           Source = DAG.getNode(ISD::ADD, dl, getPointerTy(), StackPtr, Source);
2369
2370           MemOpChains2.push_back(CreateCopyOfByValArgument(Source, FIN,
2371                                                            ArgChain,
2372                                                            Flags, DAG, dl));
2373         } else {
2374           // Store relative to framepointer.
2375           MemOpChains2.push_back(
2376             DAG.getStore(ArgChain, dl, Arg, FIN,
2377                          MachinePointerInfo::getFixedStack(FI),
2378                          false, false, 0));
2379         }
2380       }
2381     }
2382
2383     if (!MemOpChains2.empty())
2384       Chain = DAG.getNode(ISD::TokenFactor, dl, MVT::Other,
2385                           &MemOpChains2[0], MemOpChains2.size());
2386
2387     // Copy arguments to their registers.
2388     for (unsigned i = 0, e = RegsToPass.size(); i != e; ++i) {
2389       Chain = DAG.getCopyToReg(Chain, dl, RegsToPass[i].first,
2390                                RegsToPass[i].second, InFlag);
2391       InFlag = Chain.getValue(1);
2392     }
2393     InFlag =SDValue();
2394
2395     // Store the return address to the appropriate stack slot.
2396     Chain = EmitTailCallStoreRetAddr(DAG, MF, Chain, RetAddrFrIdx, Is64Bit,
2397                                      FPDiff, dl);
2398   }
2399
2400   if (getTargetMachine().getCodeModel() == CodeModel::Large) {
2401     assert(Is64Bit && "Large code model is only legal in 64-bit mode.");
2402     // In the 64-bit large code model, we have to make all calls
2403     // through a register, since the call instruction's 32-bit
2404     // pc-relative offset may not be large enough to hold the whole
2405     // address.
2406   } else if (GlobalAddressSDNode *G = dyn_cast<GlobalAddressSDNode>(Callee)) {
2407     // If the callee is a GlobalAddress node (quite common, every direct call
2408     // is) turn it into a TargetGlobalAddress node so that legalize doesn't hack
2409     // it.
2410
2411     // We should use extra load for direct calls to dllimported functions in
2412     // non-JIT mode.
2413     const GlobalValue *GV = G->getGlobal();
2414     if (!GV->hasDLLImportLinkage()) {
2415       unsigned char OpFlags = 0;
2416       bool ExtraLoad = false;
2417       unsigned WrapperKind = ISD::DELETED_NODE;
2418
2419       // On ELF targets, in both X86-64 and X86-32 mode, direct calls to
2420       // external symbols most go through the PLT in PIC mode.  If the symbol
2421       // has hidden or protected visibility, or if it is static or local, then
2422       // we don't need to use the PLT - we can directly call it.
2423       if (Subtarget->isTargetELF() &&
2424           getTargetMachine().getRelocationModel() == Reloc::PIC_ &&
2425           GV->hasDefaultVisibility() && !GV->hasLocalLinkage()) {
2426         OpFlags = X86II::MO_PLT;
2427       } else if (Subtarget->isPICStyleStubAny() &&
2428                  (GV->isDeclaration() || GV->isWeakForLinker()) &&
2429                  (!Subtarget->getTargetTriple().isMacOSX() ||
2430                   Subtarget->getTargetTriple().isMacOSXVersionLT(10, 5))) {
2431         // PC-relative references to external symbols should go through $stub,
2432         // unless we're building with the leopard linker or later, which
2433         // automatically synthesizes these stubs.
2434         OpFlags = X86II::MO_DARWIN_STUB;
2435       } else if (Subtarget->isPICStyleRIPRel() &&
2436                  isa<Function>(GV) &&
2437                  cast<Function>(GV)->hasFnAttr(Attribute::NonLazyBind)) {
2438         // If the function is marked as non-lazy, generate an indirect call
2439         // which loads from the GOT directly. This avoids runtime overhead
2440         // at the cost of eager binding (and one extra byte of encoding).
2441         OpFlags = X86II::MO_GOTPCREL;
2442         WrapperKind = X86ISD::WrapperRIP;
2443         ExtraLoad = true;
2444       }
2445
2446       Callee = DAG.getTargetGlobalAddress(GV, dl, getPointerTy(),
2447                                           G->getOffset(), OpFlags);
2448
2449       // Add a wrapper if needed.
2450       if (WrapperKind != ISD::DELETED_NODE)
2451         Callee = DAG.getNode(X86ISD::WrapperRIP, dl, getPointerTy(), Callee);
2452       // Add extra indirection if needed.
2453       if (ExtraLoad)
2454         Callee = DAG.getLoad(getPointerTy(), dl, DAG.getEntryNode(), Callee,
2455                              MachinePointerInfo::getGOT(),
2456                              false, false, false, 0);
2457     }
2458   } else if (ExternalSymbolSDNode *S = dyn_cast<ExternalSymbolSDNode>(Callee)) {
2459     unsigned char OpFlags = 0;
2460
2461     // On ELF targets, in either X86-64 or X86-32 mode, direct calls to
2462     // external symbols should go through the PLT.
2463     if (Subtarget->isTargetELF() &&
2464         getTargetMachine().getRelocationModel() == Reloc::PIC_) {
2465       OpFlags = X86II::MO_PLT;
2466     } else if (Subtarget->isPICStyleStubAny() &&
2467                (!Subtarget->getTargetTriple().isMacOSX() ||
2468                 Subtarget->getTargetTriple().isMacOSXVersionLT(10, 5))) {
2469       // PC-relative references to external symbols should go through $stub,
2470       // unless we're building with the leopard linker or later, which
2471       // automatically synthesizes these stubs.
2472       OpFlags = X86II::MO_DARWIN_STUB;
2473     }
2474
2475     Callee = DAG.getTargetExternalSymbol(S->getSymbol(), getPointerTy(),
2476                                          OpFlags);
2477   }
2478
2479   // Returns a chain & a flag for retval copy to use.
2480   SDVTList NodeTys = DAG.getVTList(MVT::Other, MVT::Glue);
2481   SmallVector<SDValue, 8> Ops;
2482
2483   if (!IsSibcall && isTailCall) {
2484     Chain = DAG.getCALLSEQ_END(Chain, DAG.getIntPtrConstant(NumBytes, true),
2485                            DAG.getIntPtrConstant(0, true), InFlag);
2486     InFlag = Chain.getValue(1);
2487   }
2488
2489   Ops.push_back(Chain);
2490   Ops.push_back(Callee);
2491
2492   if (isTailCall)
2493     Ops.push_back(DAG.getConstant(FPDiff, MVT::i32));
2494
2495   // Add argument registers to the end of the list so that they are known live
2496   // into the call.
2497   for (unsigned i = 0, e = RegsToPass.size(); i != e; ++i)
2498     Ops.push_back(DAG.getRegister(RegsToPass[i].first,
2499                                   RegsToPass[i].second.getValueType()));
2500
2501   // Add an implicit use GOT pointer in EBX.
2502   if (!isTailCall && Subtarget->isPICStyleGOT())
2503     Ops.push_back(DAG.getRegister(X86::EBX, getPointerTy()));
2504
2505   // Add an implicit use of AL for non-Windows x86 64-bit vararg functions.
2506   if (Is64Bit && isVarArg && !IsWin64)
2507     Ops.push_back(DAG.getRegister(X86::AL, MVT::i8));
2508
2509   if (InFlag.getNode())
2510     Ops.push_back(InFlag);
2511
2512   if (isTailCall) {
2513     // We used to do:
2514     //// If this is the first return lowered for this function, add the regs
2515     //// to the liveout set for the function.
2516     // This isn't right, although it's probably harmless on x86; liveouts
2517     // should be computed from returns not tail calls.  Consider a void
2518     // function making a tail call to a function returning int.
2519     return DAG.getNode(X86ISD::TC_RETURN, dl,
2520                        NodeTys, &Ops[0], Ops.size());
2521   }
2522
2523   Chain = DAG.getNode(X86ISD::CALL, dl, NodeTys, &Ops[0], Ops.size());
2524   InFlag = Chain.getValue(1);
2525
2526   // Create the CALLSEQ_END node.
2527   unsigned NumBytesForCalleeToPush;
2528   if (X86::isCalleePop(CallConv, Is64Bit, isVarArg,
2529                        getTargetMachine().Options.GuaranteedTailCallOpt))
2530     NumBytesForCalleeToPush = NumBytes;    // Callee pops everything
2531   else if (!Is64Bit && !IsTailCallConvention(CallConv) && IsStructRet)
2532     // If this is a call to a struct-return function, the callee
2533     // pops the hidden struct pointer, so we have to push it back.
2534     // This is common for Darwin/X86, Linux & Mingw32 targets.
2535     NumBytesForCalleeToPush = 4;
2536   else
2537     NumBytesForCalleeToPush = 0;  // Callee pops nothing.
2538
2539   // Returns a flag for retval copy to use.
2540   if (!IsSibcall) {
2541     Chain = DAG.getCALLSEQ_END(Chain,
2542                                DAG.getIntPtrConstant(NumBytes, true),
2543                                DAG.getIntPtrConstant(NumBytesForCalleeToPush,
2544                                                      true),
2545                                InFlag);
2546     InFlag = Chain.getValue(1);
2547   }
2548
2549   // Handle result values, copying them out of physregs into vregs that we
2550   // return.
2551   return LowerCallResult(Chain, InFlag, CallConv, isVarArg,
2552                          Ins, dl, DAG, InVals);
2553 }
2554
2555
2556 //===----------------------------------------------------------------------===//
2557 //                Fast Calling Convention (tail call) implementation
2558 //===----------------------------------------------------------------------===//
2559
2560 //  Like std call, callee cleans arguments, convention except that ECX is
2561 //  reserved for storing the tail called function address. Only 2 registers are
2562 //  free for argument passing (inreg). Tail call optimization is performed
2563 //  provided:
2564 //                * tailcallopt is enabled
2565 //                * caller/callee are fastcc
2566 //  On X86_64 architecture with GOT-style position independent code only local
2567 //  (within module) calls are supported at the moment.
2568 //  To keep the stack aligned according to platform abi the function
2569 //  GetAlignedArgumentStackSize ensures that argument delta is always multiples
2570 //  of stack alignment. (Dynamic linkers need this - darwin's dyld for example)
2571 //  If a tail called function callee has more arguments than the caller the
2572 //  caller needs to make sure that there is room to move the RETADDR to. This is
2573 //  achieved by reserving an area the size of the argument delta right after the
2574 //  original REtADDR, but before the saved framepointer or the spilled registers
2575 //  e.g. caller(arg1, arg2) calls callee(arg1, arg2,arg3,arg4)
2576 //  stack layout:
2577 //    arg1
2578 //    arg2
2579 //    RETADDR
2580 //    [ new RETADDR
2581 //      move area ]
2582 //    (possible EBP)
2583 //    ESI
2584 //    EDI
2585 //    local1 ..
2586
2587 /// GetAlignedArgumentStackSize - Make the stack size align e.g 16n + 12 aligned
2588 /// for a 16 byte align requirement.
2589 unsigned
2590 X86TargetLowering::GetAlignedArgumentStackSize(unsigned StackSize,
2591                                                SelectionDAG& DAG) const {
2592   MachineFunction &MF = DAG.getMachineFunction();
2593   const TargetMachine &TM = MF.getTarget();
2594   const TargetFrameLowering &TFI = *TM.getFrameLowering();
2595   unsigned StackAlignment = TFI.getStackAlignment();
2596   uint64_t AlignMask = StackAlignment - 1;
2597   int64_t Offset = StackSize;
2598   uint64_t SlotSize = TD->getPointerSize();
2599   if ( (Offset & AlignMask) <= (StackAlignment - SlotSize) ) {
2600     // Number smaller than 12 so just add the difference.
2601     Offset += ((StackAlignment - SlotSize) - (Offset & AlignMask));
2602   } else {
2603     // Mask out lower bits, add stackalignment once plus the 12 bytes.
2604     Offset = ((~AlignMask) & Offset) + StackAlignment +
2605       (StackAlignment-SlotSize);
2606   }
2607   return Offset;
2608 }
2609
2610 /// MatchingStackOffset - Return true if the given stack call argument is
2611 /// already available in the same position (relatively) of the caller's
2612 /// incoming argument stack.
2613 static
2614 bool MatchingStackOffset(SDValue Arg, unsigned Offset, ISD::ArgFlagsTy Flags,
2615                          MachineFrameInfo *MFI, const MachineRegisterInfo *MRI,
2616                          const X86InstrInfo *TII) {
2617   unsigned Bytes = Arg.getValueType().getSizeInBits() / 8;
2618   int FI = INT_MAX;
2619   if (Arg.getOpcode() == ISD::CopyFromReg) {
2620     unsigned VR = cast<RegisterSDNode>(Arg.getOperand(1))->getReg();
2621     if (!TargetRegisterInfo::isVirtualRegister(VR))
2622       return false;
2623     MachineInstr *Def = MRI->getVRegDef(VR);
2624     if (!Def)
2625       return false;
2626     if (!Flags.isByVal()) {
2627       if (!TII->isLoadFromStackSlot(Def, FI))
2628         return false;
2629     } else {
2630       unsigned Opcode = Def->getOpcode();
2631       if ((Opcode == X86::LEA32r || Opcode == X86::LEA64r) &&
2632           Def->getOperand(1).isFI()) {
2633         FI = Def->getOperand(1).getIndex();
2634         Bytes = Flags.getByValSize();
2635       } else
2636         return false;
2637     }
2638   } else if (LoadSDNode *Ld = dyn_cast<LoadSDNode>(Arg)) {
2639     if (Flags.isByVal())
2640       // ByVal argument is passed in as a pointer but it's now being
2641       // dereferenced. e.g.
2642       // define @foo(%struct.X* %A) {
2643       //   tail call @bar(%struct.X* byval %A)
2644       // }
2645       return false;
2646     SDValue Ptr = Ld->getBasePtr();
2647     FrameIndexSDNode *FINode = dyn_cast<FrameIndexSDNode>(Ptr);
2648     if (!FINode)
2649       return false;
2650     FI = FINode->getIndex();
2651   } else if (Arg.getOpcode() == ISD::FrameIndex && Flags.isByVal()) {
2652     FrameIndexSDNode *FINode = cast<FrameIndexSDNode>(Arg);
2653     FI = FINode->getIndex();
2654     Bytes = Flags.getByValSize();
2655   } else
2656     return false;
2657
2658   assert(FI != INT_MAX);
2659   if (!MFI->isFixedObjectIndex(FI))
2660     return false;
2661   return Offset == MFI->getObjectOffset(FI) && Bytes == MFI->getObjectSize(FI);
2662 }
2663
2664 /// IsEligibleForTailCallOptimization - Check whether the call is eligible
2665 /// for tail call optimization. Targets which want to do tail call
2666 /// optimization should implement this function.
2667 bool
2668 X86TargetLowering::IsEligibleForTailCallOptimization(SDValue Callee,
2669                                                      CallingConv::ID CalleeCC,
2670                                                      bool isVarArg,
2671                                                      bool isCalleeStructRet,
2672                                                      bool isCallerStructRet,
2673                                     const SmallVectorImpl<ISD::OutputArg> &Outs,
2674                                     const SmallVectorImpl<SDValue> &OutVals,
2675                                     const SmallVectorImpl<ISD::InputArg> &Ins,
2676                                                      SelectionDAG& DAG) const {
2677   if (!IsTailCallConvention(CalleeCC) &&
2678       CalleeCC != CallingConv::C)
2679     return false;
2680
2681   // If -tailcallopt is specified, make fastcc functions tail-callable.
2682   const MachineFunction &MF = DAG.getMachineFunction();
2683   const Function *CallerF = DAG.getMachineFunction().getFunction();
2684   CallingConv::ID CallerCC = CallerF->getCallingConv();
2685   bool CCMatch = CallerCC == CalleeCC;
2686
2687   if (getTargetMachine().Options.GuaranteedTailCallOpt) {
2688     if (IsTailCallConvention(CalleeCC) && CCMatch)
2689       return true;
2690     return false;
2691   }
2692
2693   // Look for obvious safe cases to perform tail call optimization that do not
2694   // require ABI changes. This is what gcc calls sibcall.
2695
2696   // Can't do sibcall if stack needs to be dynamically re-aligned. PEI needs to
2697   // emit a special epilogue.
2698   if (RegInfo->needsStackRealignment(MF))
2699     return false;
2700
2701   // Also avoid sibcall optimization if either caller or callee uses struct
2702   // return semantics.
2703   if (isCalleeStructRet || isCallerStructRet)
2704     return false;
2705
2706   // An stdcall caller is expected to clean up its arguments; the callee
2707   // isn't going to do that.
2708   if (!CCMatch && CallerCC==CallingConv::X86_StdCall)
2709     return false;
2710
2711   // Do not sibcall optimize vararg calls unless all arguments are passed via
2712   // registers.
2713   if (isVarArg && !Outs.empty()) {
2714
2715     // Optimizing for varargs on Win64 is unlikely to be safe without
2716     // additional testing.
2717     if (Subtarget->isTargetWin64())
2718       return false;
2719
2720     SmallVector<CCValAssign, 16> ArgLocs;
2721     CCState CCInfo(CalleeCC, isVarArg, DAG.getMachineFunction(),
2722                    getTargetMachine(), ArgLocs, *DAG.getContext());
2723
2724     CCInfo.AnalyzeCallOperands(Outs, CC_X86);
2725     for (unsigned i = 0, e = ArgLocs.size(); i != e; ++i)
2726       if (!ArgLocs[i].isRegLoc())
2727         return false;
2728   }
2729
2730   // If the call result is in ST0 / ST1, it needs to be popped off the x87
2731   // stack.  Therefore, if it's not used by the call it is not safe to optimize
2732   // this into a sibcall.
2733   bool Unused = false;
2734   for (unsigned i = 0, e = Ins.size(); i != e; ++i) {
2735     if (!Ins[i].Used) {
2736       Unused = true;
2737       break;
2738     }
2739   }
2740   if (Unused) {
2741     SmallVector<CCValAssign, 16> RVLocs;
2742     CCState CCInfo(CalleeCC, false, DAG.getMachineFunction(),
2743                    getTargetMachine(), RVLocs, *DAG.getContext());
2744     CCInfo.AnalyzeCallResult(Ins, RetCC_X86);
2745     for (unsigned i = 0, e = RVLocs.size(); i != e; ++i) {
2746       CCValAssign &VA = RVLocs[i];
2747       if (VA.getLocReg() == X86::ST0 || VA.getLocReg() == X86::ST1)
2748         return false;
2749     }
2750   }
2751
2752   // If the calling conventions do not match, then we'd better make sure the
2753   // results are returned in the same way as what the caller expects.
2754   if (!CCMatch) {
2755     SmallVector<CCValAssign, 16> RVLocs1;
2756     CCState CCInfo1(CalleeCC, false, DAG.getMachineFunction(),
2757                     getTargetMachine(), RVLocs1, *DAG.getContext());
2758     CCInfo1.AnalyzeCallResult(Ins, RetCC_X86);
2759
2760     SmallVector<CCValAssign, 16> RVLocs2;
2761     CCState CCInfo2(CallerCC, false, DAG.getMachineFunction(),
2762                     getTargetMachine(), RVLocs2, *DAG.getContext());
2763     CCInfo2.AnalyzeCallResult(Ins, RetCC_X86);
2764
2765     if (RVLocs1.size() != RVLocs2.size())
2766       return false;
2767     for (unsigned i = 0, e = RVLocs1.size(); i != e; ++i) {
2768       if (RVLocs1[i].isRegLoc() != RVLocs2[i].isRegLoc())
2769         return false;
2770       if (RVLocs1[i].getLocInfo() != RVLocs2[i].getLocInfo())
2771         return false;
2772       if (RVLocs1[i].isRegLoc()) {
2773         if (RVLocs1[i].getLocReg() != RVLocs2[i].getLocReg())
2774           return false;
2775       } else {
2776         if (RVLocs1[i].getLocMemOffset() != RVLocs2[i].getLocMemOffset())
2777           return false;
2778       }
2779     }
2780   }
2781
2782   // If the callee takes no arguments then go on to check the results of the
2783   // call.
2784   if (!Outs.empty()) {
2785     // Check if stack adjustment is needed. For now, do not do this if any
2786     // argument is passed on the stack.
2787     SmallVector<CCValAssign, 16> ArgLocs;
2788     CCState CCInfo(CalleeCC, isVarArg, DAG.getMachineFunction(),
2789                    getTargetMachine(), ArgLocs, *DAG.getContext());
2790
2791     // Allocate shadow area for Win64
2792     if (Subtarget->isTargetWin64()) {
2793       CCInfo.AllocateStack(32, 8);
2794     }
2795
2796     CCInfo.AnalyzeCallOperands(Outs, CC_X86);
2797     if (CCInfo.getNextStackOffset()) {
2798       MachineFunction &MF = DAG.getMachineFunction();
2799       if (MF.getInfo<X86MachineFunctionInfo>()->getBytesToPopOnReturn())
2800         return false;
2801
2802       // Check if the arguments are already laid out in the right way as
2803       // the caller's fixed stack objects.
2804       MachineFrameInfo *MFI = MF.getFrameInfo();
2805       const MachineRegisterInfo *MRI = &MF.getRegInfo();
2806       const X86InstrInfo *TII =
2807         ((X86TargetMachine&)getTargetMachine()).getInstrInfo();
2808       for (unsigned i = 0, e = ArgLocs.size(); i != e; ++i) {
2809         CCValAssign &VA = ArgLocs[i];
2810         SDValue Arg = OutVals[i];
2811         ISD::ArgFlagsTy Flags = Outs[i].Flags;
2812         if (VA.getLocInfo() == CCValAssign::Indirect)
2813           return false;
2814         if (!VA.isRegLoc()) {
2815           if (!MatchingStackOffset(Arg, VA.getLocMemOffset(), Flags,
2816                                    MFI, MRI, TII))
2817             return false;
2818         }
2819       }
2820     }
2821
2822     // If the tailcall address may be in a register, then make sure it's
2823     // possible to register allocate for it. In 32-bit, the call address can
2824     // only target EAX, EDX, or ECX since the tail call must be scheduled after
2825     // callee-saved registers are restored. These happen to be the same
2826     // registers used to pass 'inreg' arguments so watch out for those.
2827     if (!Subtarget->is64Bit() &&
2828         !isa<GlobalAddressSDNode>(Callee) &&
2829         !isa<ExternalSymbolSDNode>(Callee)) {
2830       unsigned NumInRegs = 0;
2831       for (unsigned i = 0, e = ArgLocs.size(); i != e; ++i) {
2832         CCValAssign &VA = ArgLocs[i];
2833         if (!VA.isRegLoc())
2834           continue;
2835         unsigned Reg = VA.getLocReg();
2836         switch (Reg) {
2837         default: break;
2838         case X86::EAX: case X86::EDX: case X86::ECX:
2839           if (++NumInRegs == 3)
2840             return false;
2841           break;
2842         }
2843       }
2844     }
2845   }
2846
2847   return true;
2848 }
2849
2850 FastISel *
2851 X86TargetLowering::createFastISel(FunctionLoweringInfo &funcInfo) const {
2852   return X86::createFastISel(funcInfo);
2853 }
2854
2855
2856 //===----------------------------------------------------------------------===//
2857 //                           Other Lowering Hooks
2858 //===----------------------------------------------------------------------===//
2859
2860 static bool MayFoldLoad(SDValue Op) {
2861   return Op.hasOneUse() && ISD::isNormalLoad(Op.getNode());
2862 }
2863
2864 static bool MayFoldIntoStore(SDValue Op) {
2865   return Op.hasOneUse() && ISD::isNormalStore(*Op.getNode()->use_begin());
2866 }
2867
2868 static bool isTargetShuffle(unsigned Opcode) {
2869   switch(Opcode) {
2870   default: return false;
2871   case X86ISD::PSHUFD:
2872   case X86ISD::PSHUFHW:
2873   case X86ISD::PSHUFLW:
2874   case X86ISD::SHUFP:
2875   case X86ISD::PALIGN:
2876   case X86ISD::MOVLHPS:
2877   case X86ISD::MOVLHPD:
2878   case X86ISD::MOVHLPS:
2879   case X86ISD::MOVLPS:
2880   case X86ISD::MOVLPD:
2881   case X86ISD::MOVSHDUP:
2882   case X86ISD::MOVSLDUP:
2883   case X86ISD::MOVDDUP:
2884   case X86ISD::MOVSS:
2885   case X86ISD::MOVSD:
2886   case X86ISD::UNPCKL:
2887   case X86ISD::UNPCKH:
2888   case X86ISD::VPERMILP:
2889   case X86ISD::VPERM2X128:
2890     return true;
2891   }
2892   return false;
2893 }
2894
2895 static SDValue getTargetShuffleNode(unsigned Opc, DebugLoc dl, EVT VT,
2896                                                SDValue V1, SelectionDAG &DAG) {
2897   switch(Opc) {
2898   default: llvm_unreachable("Unknown x86 shuffle node");
2899   case X86ISD::MOVSHDUP:
2900   case X86ISD::MOVSLDUP:
2901   case X86ISD::MOVDDUP:
2902     return DAG.getNode(Opc, dl, VT, V1);
2903   }
2904
2905   return SDValue();
2906 }
2907
2908 static SDValue getTargetShuffleNode(unsigned Opc, DebugLoc dl, EVT VT,
2909                           SDValue V1, unsigned TargetMask, SelectionDAG &DAG) {
2910   switch(Opc) {
2911   default: llvm_unreachable("Unknown x86 shuffle node");
2912   case X86ISD::PSHUFD:
2913   case X86ISD::PSHUFHW:
2914   case X86ISD::PSHUFLW:
2915   case X86ISD::VPERMILP:
2916     return DAG.getNode(Opc, dl, VT, V1, DAG.getConstant(TargetMask, MVT::i8));
2917   }
2918
2919   return SDValue();
2920 }
2921
2922 static SDValue getTargetShuffleNode(unsigned Opc, DebugLoc dl, EVT VT,
2923                SDValue V1, SDValue V2, unsigned TargetMask, SelectionDAG &DAG) {
2924   switch(Opc) {
2925   default: llvm_unreachable("Unknown x86 shuffle node");
2926   case X86ISD::PALIGN:
2927   case X86ISD::SHUFP:
2928   case X86ISD::VPERM2X128:
2929     return DAG.getNode(Opc, dl, VT, V1, V2,
2930                        DAG.getConstant(TargetMask, MVT::i8));
2931   }
2932   return SDValue();
2933 }
2934
2935 static SDValue getTargetShuffleNode(unsigned Opc, DebugLoc dl, EVT VT,
2936                                     SDValue V1, SDValue V2, SelectionDAG &DAG) {
2937   switch(Opc) {
2938   default: llvm_unreachable("Unknown x86 shuffle node");
2939   case X86ISD::MOVLHPS:
2940   case X86ISD::MOVLHPD:
2941   case X86ISD::MOVHLPS:
2942   case X86ISD::MOVLPS:
2943   case X86ISD::MOVLPD:
2944   case X86ISD::MOVSS:
2945   case X86ISD::MOVSD:
2946   case X86ISD::UNPCKL:
2947   case X86ISD::UNPCKH:
2948     return DAG.getNode(Opc, dl, VT, V1, V2);
2949   }
2950   return SDValue();
2951 }
2952
2953 SDValue X86TargetLowering::getReturnAddressFrameIndex(SelectionDAG &DAG) const {
2954   MachineFunction &MF = DAG.getMachineFunction();
2955   X86MachineFunctionInfo *FuncInfo = MF.getInfo<X86MachineFunctionInfo>();
2956   int ReturnAddrIndex = FuncInfo->getRAIndex();
2957
2958   if (ReturnAddrIndex == 0) {
2959     // Set up a frame object for the return address.
2960     uint64_t SlotSize = TD->getPointerSize();
2961     ReturnAddrIndex = MF.getFrameInfo()->CreateFixedObject(SlotSize, -SlotSize,
2962                                                            false);
2963     FuncInfo->setRAIndex(ReturnAddrIndex);
2964   }
2965
2966   return DAG.getFrameIndex(ReturnAddrIndex, getPointerTy());
2967 }
2968
2969
2970 bool X86::isOffsetSuitableForCodeModel(int64_t Offset, CodeModel::Model M,
2971                                        bool hasSymbolicDisplacement) {
2972   // Offset should fit into 32 bit immediate field.
2973   if (!isInt<32>(Offset))
2974     return false;
2975
2976   // If we don't have a symbolic displacement - we don't have any extra
2977   // restrictions.
2978   if (!hasSymbolicDisplacement)
2979     return true;
2980
2981   // FIXME: Some tweaks might be needed for medium code model.
2982   if (M != CodeModel::Small && M != CodeModel::Kernel)
2983     return false;
2984
2985   // For small code model we assume that latest object is 16MB before end of 31
2986   // bits boundary. We may also accept pretty large negative constants knowing
2987   // that all objects are in the positive half of address space.
2988   if (M == CodeModel::Small && Offset < 16*1024*1024)
2989     return true;
2990
2991   // For kernel code model we know that all object resist in the negative half
2992   // of 32bits address space. We may not accept negative offsets, since they may
2993   // be just off and we may accept pretty large positive ones.
2994   if (M == CodeModel::Kernel && Offset > 0)
2995     return true;
2996
2997   return false;
2998 }
2999
3000 /// isCalleePop - Determines whether the callee is required to pop its
3001 /// own arguments. Callee pop is necessary to support tail calls.
3002 bool X86::isCalleePop(CallingConv::ID CallingConv,
3003                       bool is64Bit, bool IsVarArg, bool TailCallOpt) {
3004   if (IsVarArg)
3005     return false;
3006
3007   switch (CallingConv) {
3008   default:
3009     return false;
3010   case CallingConv::X86_StdCall:
3011     return !is64Bit;
3012   case CallingConv::X86_FastCall:
3013     return !is64Bit;
3014   case CallingConv::X86_ThisCall:
3015     return !is64Bit;
3016   case CallingConv::Fast:
3017     return TailCallOpt;
3018   case CallingConv::GHC:
3019     return TailCallOpt;
3020   }
3021 }
3022
3023 /// TranslateX86CC - do a one to one translation of a ISD::CondCode to the X86
3024 /// specific condition code, returning the condition code and the LHS/RHS of the
3025 /// comparison to make.
3026 static unsigned TranslateX86CC(ISD::CondCode SetCCOpcode, bool isFP,
3027                                SDValue &LHS, SDValue &RHS, SelectionDAG &DAG) {
3028   if (!isFP) {
3029     if (ConstantSDNode *RHSC = dyn_cast<ConstantSDNode>(RHS)) {
3030       if (SetCCOpcode == ISD::SETGT && RHSC->isAllOnesValue()) {
3031         // X > -1   -> X == 0, jump !sign.
3032         RHS = DAG.getConstant(0, RHS.getValueType());
3033         return X86::COND_NS;
3034       } else if (SetCCOpcode == ISD::SETLT && RHSC->isNullValue()) {
3035         // X < 0   -> X == 0, jump on sign.
3036         return X86::COND_S;
3037       } else if (SetCCOpcode == ISD::SETLT && RHSC->getZExtValue() == 1) {
3038         // X < 1   -> X <= 0
3039         RHS = DAG.getConstant(0, RHS.getValueType());
3040         return X86::COND_LE;
3041       }
3042     }
3043
3044     switch (SetCCOpcode) {
3045     default: llvm_unreachable("Invalid integer condition!");
3046     case ISD::SETEQ:  return X86::COND_E;
3047     case ISD::SETGT:  return X86::COND_G;
3048     case ISD::SETGE:  return X86::COND_GE;
3049     case ISD::SETLT:  return X86::COND_L;
3050     case ISD::SETLE:  return X86::COND_LE;
3051     case ISD::SETNE:  return X86::COND_NE;
3052     case ISD::SETULT: return X86::COND_B;
3053     case ISD::SETUGT: return X86::COND_A;
3054     case ISD::SETULE: return X86::COND_BE;
3055     case ISD::SETUGE: return X86::COND_AE;
3056     }
3057   }
3058
3059   // First determine if it is required or is profitable to flip the operands.
3060
3061   // If LHS is a foldable load, but RHS is not, flip the condition.
3062   if (ISD::isNON_EXTLoad(LHS.getNode()) &&
3063       !ISD::isNON_EXTLoad(RHS.getNode())) {
3064     SetCCOpcode = getSetCCSwappedOperands(SetCCOpcode);
3065     std::swap(LHS, RHS);
3066   }
3067
3068   switch (SetCCOpcode) {
3069   default: break;
3070   case ISD::SETOLT:
3071   case ISD::SETOLE:
3072   case ISD::SETUGT:
3073   case ISD::SETUGE:
3074     std::swap(LHS, RHS);
3075     break;
3076   }
3077
3078   // On a floating point condition, the flags are set as follows:
3079   // ZF  PF  CF   op
3080   //  0 | 0 | 0 | X > Y
3081   //  0 | 0 | 1 | X < Y
3082   //  1 | 0 | 0 | X == Y
3083   //  1 | 1 | 1 | unordered
3084   switch (SetCCOpcode) {
3085   default: llvm_unreachable("Condcode should be pre-legalized away");
3086   case ISD::SETUEQ:
3087   case ISD::SETEQ:   return X86::COND_E;
3088   case ISD::SETOLT:              // flipped
3089   case ISD::SETOGT:
3090   case ISD::SETGT:   return X86::COND_A;
3091   case ISD::SETOLE:              // flipped
3092   case ISD::SETOGE:
3093   case ISD::SETGE:   return X86::COND_AE;
3094   case ISD::SETUGT:              // flipped
3095   case ISD::SETULT:
3096   case ISD::SETLT:   return X86::COND_B;
3097   case ISD::SETUGE:              // flipped
3098   case ISD::SETULE:
3099   case ISD::SETLE:   return X86::COND_BE;
3100   case ISD::SETONE:
3101   case ISD::SETNE:   return X86::COND_NE;
3102   case ISD::SETUO:   return X86::COND_P;
3103   case ISD::SETO:    return X86::COND_NP;
3104   case ISD::SETOEQ:
3105   case ISD::SETUNE:  return X86::COND_INVALID;
3106   }
3107 }
3108
3109 /// hasFPCMov - is there a floating point cmov for the specific X86 condition
3110 /// code. Current x86 isa includes the following FP cmov instructions:
3111 /// fcmovb, fcomvbe, fcomve, fcmovu, fcmovae, fcmova, fcmovne, fcmovnu.
3112 static bool hasFPCMov(unsigned X86CC) {
3113   switch (X86CC) {
3114   default:
3115     return false;
3116   case X86::COND_B:
3117   case X86::COND_BE:
3118   case X86::COND_E:
3119   case X86::COND_P:
3120   case X86::COND_A:
3121   case X86::COND_AE:
3122   case X86::COND_NE:
3123   case X86::COND_NP:
3124     return true;
3125   }
3126 }
3127
3128 /// isFPImmLegal - Returns true if the target can instruction select the
3129 /// specified FP immediate natively. If false, the legalizer will
3130 /// materialize the FP immediate as a load from a constant pool.
3131 bool X86TargetLowering::isFPImmLegal(const APFloat &Imm, EVT VT) const {
3132   for (unsigned i = 0, e = LegalFPImmediates.size(); i != e; ++i) {
3133     if (Imm.bitwiseIsEqual(LegalFPImmediates[i]))
3134       return true;
3135   }
3136   return false;
3137 }
3138
3139 /// isUndefOrInRange - Return true if Val is undef or if its value falls within
3140 /// the specified range (L, H].
3141 static bool isUndefOrInRange(int Val, int Low, int Hi) {
3142   return (Val < 0) || (Val >= Low && Val < Hi);
3143 }
3144
3145 /// isUndefOrInRange - Return true if every element in Mask, begining
3146 /// from position Pos and ending in Pos+Size, falls within the specified
3147 /// range (L, L+Pos]. or is undef.
3148 static bool isUndefOrInRange(const SmallVectorImpl<int> &Mask,
3149                              int Pos, int Size, int Low, int Hi) {
3150   for (int i = Pos, e = Pos+Size; i != e; ++i)
3151     if (!isUndefOrInRange(Mask[i], Low, Hi))
3152       return false;
3153   return true;
3154 }
3155
3156 /// isUndefOrEqual - Val is either less than zero (undef) or equal to the
3157 /// specified value.
3158 static bool isUndefOrEqual(int Val, int CmpVal) {
3159   if (Val < 0 || Val == CmpVal)
3160     return true;
3161   return false;
3162 }
3163
3164 /// isSequentialOrUndefInRange - Return true if every element in Mask, begining
3165 /// from position Pos and ending in Pos+Size, falls within the specified
3166 /// sequential range (L, L+Pos]. or is undef.
3167 static bool isSequentialOrUndefInRange(const SmallVectorImpl<int> &Mask,
3168                                        int Pos, int Size, int Low) {
3169   for (int i = Pos, e = Pos+Size; i != e; ++i, ++Low)
3170     if (!isUndefOrEqual(Mask[i], Low))
3171       return false;
3172   return true;
3173 }
3174
3175 /// isPSHUFDMask - Return true if the node specifies a shuffle of elements that
3176 /// is suitable for input to PSHUFD or PSHUFW.  That is, it doesn't reference
3177 /// the second operand.
3178 static bool isPSHUFDMask(const SmallVectorImpl<int> &Mask, EVT VT) {
3179   if (VT == MVT::v4f32 || VT == MVT::v4i32 )
3180     return (Mask[0] < 4 && Mask[1] < 4 && Mask[2] < 4 && Mask[3] < 4);
3181   if (VT == MVT::v2f64 || VT == MVT::v2i64)
3182     return (Mask[0] < 2 && Mask[1] < 2);
3183   return false;
3184 }
3185
3186 bool X86::isPSHUFDMask(ShuffleVectorSDNode *N) {
3187   SmallVector<int, 8> M;
3188   N->getMask(M);
3189   return ::isPSHUFDMask(M, N->getValueType(0));
3190 }
3191
3192 /// isPSHUFHWMask - Return true if the node specifies a shuffle of elements that
3193 /// is suitable for input to PSHUFHW.
3194 static bool isPSHUFHWMask(const SmallVectorImpl<int> &Mask, EVT VT) {
3195   if (VT != MVT::v8i16)
3196     return false;
3197
3198   // Lower quadword copied in order or undef.
3199   if (!isSequentialOrUndefInRange(Mask, 0, 4, 0))
3200     return false;
3201
3202   // Upper quadword shuffled.
3203   for (unsigned i = 4; i != 8; ++i)
3204     if (Mask[i] >= 0 && (Mask[i] < 4 || Mask[i] > 7))
3205       return false;
3206
3207   return true;
3208 }
3209
3210 bool X86::isPSHUFHWMask(ShuffleVectorSDNode *N) {
3211   SmallVector<int, 8> M;
3212   N->getMask(M);
3213   return ::isPSHUFHWMask(M, N->getValueType(0));
3214 }
3215
3216 /// isPSHUFLWMask - Return true if the node specifies a shuffle of elements that
3217 /// is suitable for input to PSHUFLW.
3218 static bool isPSHUFLWMask(const SmallVectorImpl<int> &Mask, EVT VT) {
3219   if (VT != MVT::v8i16)
3220     return false;
3221
3222   // Upper quadword copied in order.
3223   if (!isSequentialOrUndefInRange(Mask, 4, 4, 4))
3224     return false;
3225
3226   // Lower quadword shuffled.
3227   for (unsigned i = 0; i != 4; ++i)
3228     if (Mask[i] >= 4)
3229       return false;
3230
3231   return true;
3232 }
3233
3234 bool X86::isPSHUFLWMask(ShuffleVectorSDNode *N) {
3235   SmallVector<int, 8> M;
3236   N->getMask(M);
3237   return ::isPSHUFLWMask(M, N->getValueType(0));
3238 }
3239
3240 /// isPALIGNRMask - Return true if the node specifies a shuffle of elements that
3241 /// is suitable for input to PALIGNR.
3242 static bool isPALIGNRMask(const SmallVectorImpl<int> &Mask, EVT VT,
3243                           bool hasSSSE3) {
3244   int i, e = VT.getVectorNumElements();
3245   if (VT.getSizeInBits() != 128)
3246     return false;
3247
3248   // Do not handle v2i64 / v2f64 shuffles with palignr.
3249   if (e < 4 || !hasSSSE3)
3250     return false;
3251
3252   for (i = 0; i != e; ++i)
3253     if (Mask[i] >= 0)
3254       break;
3255
3256   // All undef, not a palignr.
3257   if (i == e)
3258     return false;
3259
3260   // Make sure we're shifting in the right direction.
3261   if (Mask[i] <= i)
3262     return false;
3263
3264   int s = Mask[i] - i;
3265
3266   // Check the rest of the elements to see if they are consecutive.
3267   for (++i; i != e; ++i) {
3268     int m = Mask[i];
3269     if (m >= 0 && m != s+i)
3270       return false;
3271   }
3272   return true;
3273 }
3274
3275 /// isVSHUFPYMask - Return true if the specified VECTOR_SHUFFLE operand
3276 /// specifies a shuffle of elements that is suitable for input to 256-bit
3277 /// VSHUFPSY.
3278 static bool isVSHUFPYMask(const SmallVectorImpl<int> &Mask, EVT VT,
3279                           bool HasAVX, bool Commuted = false) {
3280   int NumElems = VT.getVectorNumElements();
3281
3282   if (!HasAVX || VT.getSizeInBits() != 256)
3283     return false;
3284
3285   if (NumElems != 4 && NumElems != 8)
3286     return false;
3287
3288   // VSHUFPSY divides the resulting vector into 4 chunks.
3289   // The sources are also splitted into 4 chunks, and each destination
3290   // chunk must come from a different source chunk.
3291   //
3292   //  SRC1 =>   X7    X6    X5    X4    X3    X2    X1    X0
3293   //  SRC2 =>   Y7    Y6    Y5    Y4    Y3    Y2    Y1    Y9
3294   //
3295   //  DST  =>  Y7..Y4,   Y7..Y4,   X7..X4,   X7..X4,
3296   //           Y3..Y0,   Y3..Y0,   X3..X0,   X3..X0
3297   //
3298   // VSHUFPDY divides the resulting vector into 4 chunks.
3299   // The sources are also splitted into 4 chunks, and each destination
3300   // chunk must come from a different source chunk.
3301   //
3302   //  SRC1 =>      X3       X2       X1       X0
3303   //  SRC2 =>      Y3       Y2       Y1       Y0
3304   //
3305   //  DST  =>  Y3..Y2,  X3..X2,  Y1..Y0,  X1..X0
3306   //
3307   unsigned QuarterSize = NumElems/4;
3308   unsigned HalfSize = QuarterSize*2;
3309   for (unsigned l = 0; l != 2; ++l) {
3310     unsigned LaneStart = l*HalfSize;
3311     for (unsigned s = 0; s != 2; ++s) {
3312       unsigned QuarterStart = s*QuarterSize;
3313       unsigned Src = (Commuted) ? (1-s) : s;
3314       unsigned SrcStart = Src*NumElems + LaneStart;
3315       for (unsigned i = 0; i != QuarterSize; ++i) {
3316         int Idx = Mask[i+QuarterStart+LaneStart];
3317         if (!isUndefOrInRange(Idx, SrcStart, SrcStart+HalfSize))
3318           return false;
3319         // For VSHUFPSY, the mask of the second half must be the same as the 
3320         // first but with the appropriate offsets. This works in the same way as
3321         // VPERMILPS works with masks.
3322         if (NumElems == 4 || l == 0 || Mask[i+QuarterStart] < 0)
3323           continue;
3324         if (!isUndefOrEqual(Idx, Mask[i+QuarterStart]+LaneStart))
3325           return false;
3326       }
3327     }
3328   }
3329
3330   return true;
3331 }
3332
3333 /// getShuffleVSHUFPYImmediate - Return the appropriate immediate to shuffle
3334 /// the specified VECTOR_MASK mask with VSHUFPSY/VSHUFPDY instructions.
3335 static unsigned getShuffleVSHUFPYImmediate(ShuffleVectorSDNode *SVOp) {
3336   EVT VT = SVOp->getValueType(0);
3337   unsigned NumElems = VT.getVectorNumElements();
3338
3339   assert(VT.getSizeInBits() == 256 && "Only supports 256-bit types");
3340   assert((NumElems == 4 || NumElems == 8) && "Only supports v4 and v8 types");
3341
3342   unsigned HalfSize = NumElems/2;
3343   unsigned Mul = (NumElems == 8) ? 2 : 1;
3344   unsigned Mask = 0;
3345   for (unsigned i = 0; i != NumElems; ++i) {
3346     int Elt = SVOp->getMaskElt(i);
3347     if (Elt < 0)
3348       continue;
3349     Elt %= HalfSize;
3350     unsigned Shamt = i;
3351     // For VSHUFPSY, the mask of the first half must be equal to the second one.
3352     if (NumElems == 8) Shamt %= HalfSize;
3353     Mask |= Elt << (Shamt*Mul);
3354   }
3355
3356   return Mask;
3357 }
3358
3359 /// CommuteVectorShuffleMask - Change values in a shuffle permute mask assuming
3360 /// the two vector operands have swapped position.
3361 static void CommuteVectorShuffleMask(SmallVectorImpl<int> &Mask,
3362                                      unsigned NumElems) {
3363   for (unsigned i = 0; i != NumElems; ++i) {
3364     int idx = Mask[i];
3365     if (idx < 0)
3366       continue;
3367     else if (idx < (int)NumElems)
3368       Mask[i] = idx + NumElems;
3369     else
3370       Mask[i] = idx - NumElems;
3371   }
3372 }
3373
3374 /// isSHUFPMask - Return true if the specified VECTOR_SHUFFLE operand
3375 /// specifies a shuffle of elements that is suitable for input to 128-bit
3376 /// SHUFPS and SHUFPD. If Commuted is true, then it checks for sources to be
3377 /// reverse of what x86 shuffles want.
3378 static bool isSHUFPMask(const SmallVectorImpl<int> &Mask, EVT VT,
3379                         bool Commuted = false) {
3380   unsigned NumElems = VT.getVectorNumElements();
3381
3382   if (VT.getSizeInBits() != 128)
3383     return false;
3384
3385   if (NumElems != 2 && NumElems != 4)
3386     return false;
3387
3388   unsigned Half = NumElems / 2;
3389   unsigned SrcStart = Commuted ? NumElems : 0;
3390   for (unsigned i = 0; i != Half; ++i)
3391     if (!isUndefOrInRange(Mask[i], SrcStart, SrcStart+NumElems))
3392       return false;
3393   SrcStart = Commuted ? 0 : NumElems;
3394   for (unsigned i = Half; i != NumElems; ++i)
3395     if (!isUndefOrInRange(Mask[i], SrcStart, SrcStart+NumElems))
3396       return false;
3397
3398   return true;
3399 }
3400
3401 bool X86::isSHUFPMask(ShuffleVectorSDNode *N) {
3402   SmallVector<int, 8> M;
3403   N->getMask(M);
3404   return ::isSHUFPMask(M, N->getValueType(0));
3405 }
3406
3407 /// isMOVHLPSMask - Return true if the specified VECTOR_SHUFFLE operand
3408 /// specifies a shuffle of elements that is suitable for input to MOVHLPS.
3409 bool X86::isMOVHLPSMask(ShuffleVectorSDNode *N) {
3410   EVT VT = N->getValueType(0);
3411   unsigned NumElems = VT.getVectorNumElements();
3412
3413   if (VT.getSizeInBits() != 128)
3414     return false;
3415
3416   if (NumElems != 4)
3417     return false;
3418
3419   // Expect bit0 == 6, bit1 == 7, bit2 == 2, bit3 == 3
3420   return isUndefOrEqual(N->getMaskElt(0), 6) &&
3421          isUndefOrEqual(N->getMaskElt(1), 7) &&
3422          isUndefOrEqual(N->getMaskElt(2), 2) &&
3423          isUndefOrEqual(N->getMaskElt(3), 3);
3424 }
3425
3426 /// isMOVHLPS_v_undef_Mask - Special case of isMOVHLPSMask for canonical form
3427 /// of vector_shuffle v, v, <2, 3, 2, 3>, i.e. vector_shuffle v, undef,
3428 /// <2, 3, 2, 3>
3429 bool X86::isMOVHLPS_v_undef_Mask(ShuffleVectorSDNode *N) {
3430   EVT VT = N->getValueType(0);
3431   unsigned NumElems = VT.getVectorNumElements();
3432
3433   if (VT.getSizeInBits() != 128)
3434     return false;
3435
3436   if (NumElems != 4)
3437     return false;
3438
3439   return isUndefOrEqual(N->getMaskElt(0), 2) &&
3440          isUndefOrEqual(N->getMaskElt(1), 3) &&
3441          isUndefOrEqual(N->getMaskElt(2), 2) &&
3442          isUndefOrEqual(N->getMaskElt(3), 3);
3443 }
3444
3445 /// isMOVLPMask - Return true if the specified VECTOR_SHUFFLE operand
3446 /// specifies a shuffle of elements that is suitable for input to MOVLP{S|D}.
3447 bool X86::isMOVLPMask(ShuffleVectorSDNode *N) {
3448   EVT VT = N->getValueType(0);
3449
3450   if (VT.getSizeInBits() != 128)
3451     return false;
3452
3453   unsigned NumElems = N->getValueType(0).getVectorNumElements();
3454
3455   if (NumElems != 2 && NumElems != 4)
3456     return false;
3457
3458   for (unsigned i = 0; i < NumElems/2; ++i)
3459     if (!isUndefOrEqual(N->getMaskElt(i), i + NumElems))
3460       return false;
3461
3462   for (unsigned i = NumElems/2; i < NumElems; ++i)
3463     if (!isUndefOrEqual(N->getMaskElt(i), i))
3464       return false;
3465
3466   return true;
3467 }
3468
3469 /// isMOVLHPSMask - Return true if the specified VECTOR_SHUFFLE operand
3470 /// specifies a shuffle of elements that is suitable for input to MOVLHPS.
3471 bool X86::isMOVLHPSMask(ShuffleVectorSDNode *N) {
3472   unsigned NumElems = N->getValueType(0).getVectorNumElements();
3473
3474   if ((NumElems != 2 && NumElems != 4)
3475       || N->getValueType(0).getSizeInBits() > 128)
3476     return false;
3477
3478   for (unsigned i = 0; i < NumElems/2; ++i)
3479     if (!isUndefOrEqual(N->getMaskElt(i), i))
3480       return false;
3481
3482   for (unsigned i = 0; i < NumElems/2; ++i)
3483     if (!isUndefOrEqual(N->getMaskElt(i + NumElems/2), i + NumElems))
3484       return false;
3485
3486   return true;
3487 }
3488
3489 /// isUNPCKLMask - Return true if the specified VECTOR_SHUFFLE operand
3490 /// specifies a shuffle of elements that is suitable for input to UNPCKL.
3491 static bool isUNPCKLMask(const SmallVectorImpl<int> &Mask, EVT VT,
3492                          bool HasAVX2, bool V2IsSplat = false) {
3493   unsigned NumElts = VT.getVectorNumElements();
3494
3495   assert((VT.is128BitVector() || VT.is256BitVector()) &&
3496          "Unsupported vector type for unpckh");
3497
3498   if (VT.getSizeInBits() == 256 && NumElts != 4 && NumElts != 8 &&
3499       (!HasAVX2 || (NumElts != 16 && NumElts != 32)))
3500     return false;
3501
3502   // Handle 128 and 256-bit vector lengths. AVX defines UNPCK* to operate
3503   // independently on 128-bit lanes.
3504   unsigned NumLanes = VT.getSizeInBits()/128;
3505   unsigned NumLaneElts = NumElts/NumLanes;
3506
3507   for (unsigned l = 0; l != NumLanes; ++l) {
3508     for (unsigned i = l*NumLaneElts, j = l*NumLaneElts;
3509          i != (l+1)*NumLaneElts;
3510          i += 2, ++j) {
3511       int BitI  = Mask[i];
3512       int BitI1 = Mask[i+1];
3513       if (!isUndefOrEqual(BitI, j))
3514         return false;
3515       if (V2IsSplat) {
3516         if (!isUndefOrEqual(BitI1, NumElts))
3517           return false;
3518       } else {
3519         if (!isUndefOrEqual(BitI1, j + NumElts))
3520           return false;
3521       }
3522     }
3523   }
3524
3525   return true;
3526 }
3527
3528 bool X86::isUNPCKLMask(ShuffleVectorSDNode *N, bool HasAVX2, bool V2IsSplat) {
3529   SmallVector<int, 8> M;
3530   N->getMask(M);
3531   return ::isUNPCKLMask(M, N->getValueType(0), HasAVX2, V2IsSplat);
3532 }
3533
3534 /// isUNPCKHMask - Return true if the specified VECTOR_SHUFFLE operand
3535 /// specifies a shuffle of elements that is suitable for input to UNPCKH.
3536 static bool isUNPCKHMask(const SmallVectorImpl<int> &Mask, EVT VT,
3537                          bool HasAVX2, bool V2IsSplat = false) {
3538   unsigned NumElts = VT.getVectorNumElements();
3539
3540   assert((VT.is128BitVector() || VT.is256BitVector()) &&
3541          "Unsupported vector type for unpckh");
3542
3543   if (VT.getSizeInBits() == 256 && NumElts != 4 && NumElts != 8 &&
3544       (!HasAVX2 || (NumElts != 16 && NumElts != 32)))
3545     return false;
3546
3547   // Handle 128 and 256-bit vector lengths. AVX defines UNPCK* to operate
3548   // independently on 128-bit lanes.
3549   unsigned NumLanes = VT.getSizeInBits()/128;
3550   unsigned NumLaneElts = NumElts/NumLanes;
3551
3552   for (unsigned l = 0; l != NumLanes; ++l) {
3553     for (unsigned i = l*NumLaneElts, j = (l*NumLaneElts)+NumLaneElts/2;
3554          i != (l+1)*NumLaneElts; i += 2, ++j) {
3555       int BitI  = Mask[i];
3556       int BitI1 = Mask[i+1];
3557       if (!isUndefOrEqual(BitI, j))
3558         return false;
3559       if (V2IsSplat) {
3560         if (isUndefOrEqual(BitI1, NumElts))
3561           return false;
3562       } else {
3563         if (!isUndefOrEqual(BitI1, j+NumElts))
3564           return false;
3565       }
3566     }
3567   }
3568   return true;
3569 }
3570
3571 bool X86::isUNPCKHMask(ShuffleVectorSDNode *N, bool HasAVX2, bool V2IsSplat) {
3572   SmallVector<int, 8> M;
3573   N->getMask(M);
3574   return ::isUNPCKHMask(M, N->getValueType(0), HasAVX2, V2IsSplat);
3575 }
3576
3577 /// isUNPCKL_v_undef_Mask - Special case of isUNPCKLMask for canonical form
3578 /// of vector_shuffle v, v, <0, 4, 1, 5>, i.e. vector_shuffle v, undef,
3579 /// <0, 0, 1, 1>
3580 static bool isUNPCKL_v_undef_Mask(const SmallVectorImpl<int> &Mask, EVT VT,
3581                                   bool HasAVX2) {
3582   unsigned NumElts = VT.getVectorNumElements();
3583
3584   assert((VT.is128BitVector() || VT.is256BitVector()) &&
3585          "Unsupported vector type for unpckh");
3586
3587   if (VT.getSizeInBits() == 256 && NumElts != 4 && NumElts != 8 &&
3588       (!HasAVX2 || (NumElts != 16 && NumElts != 32)))
3589     return false;
3590
3591   // For 256-bit i64/f64, use MOVDDUPY instead, so reject the matching pattern
3592   // FIXME: Need a better way to get rid of this, there's no latency difference
3593   // between UNPCKLPD and MOVDDUP, the later should always be checked first and
3594   // the former later. We should also remove the "_undef" special mask.
3595   if (NumElts == 4 && VT.getSizeInBits() == 256)
3596     return false;
3597
3598   // Handle 128 and 256-bit vector lengths. AVX defines UNPCK* to operate
3599   // independently on 128-bit lanes.
3600   unsigned NumLanes = VT.getSizeInBits()/128;
3601   unsigned NumLaneElts = NumElts/NumLanes;
3602
3603   for (unsigned l = 0; l != NumLanes; ++l) {
3604     for (unsigned i = l*NumLaneElts, j = l*NumLaneElts;
3605          i != (l+1)*NumLaneElts;
3606          i += 2, ++j) {
3607       int BitI  = Mask[i];
3608       int BitI1 = Mask[i+1];
3609
3610       if (!isUndefOrEqual(BitI, j))
3611         return false;
3612       if (!isUndefOrEqual(BitI1, j))
3613         return false;
3614     }
3615   }
3616
3617   return true;
3618 }
3619
3620 bool X86::isUNPCKL_v_undef_Mask(ShuffleVectorSDNode *N, bool HasAVX2) {
3621   SmallVector<int, 8> M;
3622   N->getMask(M);
3623   return ::isUNPCKL_v_undef_Mask(M, N->getValueType(0), HasAVX2);
3624 }
3625
3626 /// isUNPCKH_v_undef_Mask - Special case of isUNPCKHMask for canonical form
3627 /// of vector_shuffle v, v, <2, 6, 3, 7>, i.e. vector_shuffle v, undef,
3628 /// <2, 2, 3, 3>
3629 static bool isUNPCKH_v_undef_Mask(const SmallVectorImpl<int> &Mask, EVT VT,
3630                                   bool HasAVX2) {
3631   unsigned NumElts = VT.getVectorNumElements();
3632
3633   assert((VT.is128BitVector() || VT.is256BitVector()) &&
3634          "Unsupported vector type for unpckh");
3635
3636   if (VT.getSizeInBits() == 256 && NumElts != 4 && NumElts != 8 &&
3637       (!HasAVX2 || (NumElts != 16 && NumElts != 32)))
3638     return false;
3639
3640   // Handle 128 and 256-bit vector lengths. AVX defines UNPCK* to operate
3641   // independently on 128-bit lanes.
3642   unsigned NumLanes = VT.getSizeInBits()/128;
3643   unsigned NumLaneElts = NumElts/NumLanes;
3644
3645   for (unsigned l = 0; l != NumLanes; ++l) {
3646     for (unsigned i = l*NumLaneElts, j = (l*NumLaneElts)+NumLaneElts/2;
3647          i != (l+1)*NumLaneElts; i += 2, ++j) {
3648       int BitI  = Mask[i];
3649       int BitI1 = Mask[i+1];
3650       if (!isUndefOrEqual(BitI, j))
3651         return false;
3652       if (!isUndefOrEqual(BitI1, j))
3653         return false;
3654     }
3655   }
3656   return true;
3657 }
3658
3659 bool X86::isUNPCKH_v_undef_Mask(ShuffleVectorSDNode *N, bool HasAVX2) {
3660   SmallVector<int, 8> M;
3661   N->getMask(M);
3662   return ::isUNPCKH_v_undef_Mask(M, N->getValueType(0), HasAVX2);
3663 }
3664
3665 /// isMOVLMask - Return true if the specified VECTOR_SHUFFLE operand
3666 /// specifies a shuffle of elements that is suitable for input to MOVSS,
3667 /// MOVSD, and MOVD, i.e. setting the lowest element.
3668 static bool isMOVLMask(const SmallVectorImpl<int> &Mask, EVT VT) {
3669   if (VT.getVectorElementType().getSizeInBits() < 32)
3670     return false;
3671   if (VT.getSizeInBits() == 256)
3672     return false;
3673
3674   unsigned NumElts = VT.getVectorNumElements();
3675
3676   if (!isUndefOrEqual(Mask[0], NumElts))
3677     return false;
3678
3679   for (unsigned i = 1; i != NumElts; ++i)
3680     if (!isUndefOrEqual(Mask[i], i))
3681       return false;
3682
3683   return true;
3684 }
3685
3686 bool X86::isMOVLMask(ShuffleVectorSDNode *N) {
3687   SmallVector<int, 8> M;
3688   N->getMask(M);
3689   return ::isMOVLMask(M, N->getValueType(0));
3690 }
3691
3692 /// isVPERM2X128Mask - Match 256-bit shuffles where the elements are considered
3693 /// as permutations between 128-bit chunks or halves. As an example: this
3694 /// shuffle bellow:
3695 ///   vector_shuffle <4, 5, 6, 7, 12, 13, 14, 15>
3696 /// The first half comes from the second half of V1 and the second half from the
3697 /// the second half of V2.
3698 static bool isVPERM2X128Mask(const SmallVectorImpl<int> &Mask, EVT VT,
3699                              bool HasAVX) {
3700   if (!HasAVX || VT.getSizeInBits() != 256)
3701     return false;
3702
3703   // The shuffle result is divided into half A and half B. In total the two
3704   // sources have 4 halves, namely: C, D, E, F. The final values of A and
3705   // B must come from C, D, E or F.
3706   unsigned HalfSize = VT.getVectorNumElements()/2;
3707   bool MatchA = false, MatchB = false;
3708
3709   // Check if A comes from one of C, D, E, F.
3710   for (unsigned Half = 0; Half != 4; ++Half) {
3711     if (isSequentialOrUndefInRange(Mask, 0, HalfSize, Half*HalfSize)) {
3712       MatchA = true;
3713       break;
3714     }
3715   }
3716
3717   // Check if B comes from one of C, D, E, F.
3718   for (unsigned Half = 0; Half != 4; ++Half) {
3719     if (isSequentialOrUndefInRange(Mask, HalfSize, HalfSize, Half*HalfSize)) {
3720       MatchB = true;
3721       break;
3722     }
3723   }
3724
3725   return MatchA && MatchB;
3726 }
3727
3728 /// getShuffleVPERM2X128Immediate - Return the appropriate immediate to shuffle
3729 /// the specified VECTOR_MASK mask with VPERM2F128/VPERM2I128 instructions.
3730 static unsigned getShuffleVPERM2X128Immediate(ShuffleVectorSDNode *SVOp) {
3731   EVT VT = SVOp->getValueType(0);
3732
3733   unsigned HalfSize = VT.getVectorNumElements()/2;
3734
3735   unsigned FstHalf = 0, SndHalf = 0;
3736   for (unsigned i = 0; i < HalfSize; ++i) {
3737     if (SVOp->getMaskElt(i) > 0) {
3738       FstHalf = SVOp->getMaskElt(i)/HalfSize;
3739       break;
3740     }
3741   }
3742   for (unsigned i = HalfSize; i < HalfSize*2; ++i) {
3743     if (SVOp->getMaskElt(i) > 0) {
3744       SndHalf = SVOp->getMaskElt(i)/HalfSize;
3745       break;
3746     }
3747   }
3748
3749   return (FstHalf | (SndHalf << 4));
3750 }
3751
3752 /// isVPERMILPMask - Return true if the specified VECTOR_SHUFFLE operand
3753 /// specifies a shuffle of elements that is suitable for input to VPERMILPD*.
3754 /// Note that VPERMIL mask matching is different depending whether theunderlying
3755 /// type is 32 or 64. In the VPERMILPS the high half of the mask should point
3756 /// to the same elements of the low, but to the higher half of the source.
3757 /// In VPERMILPD the two lanes could be shuffled independently of each other
3758 /// with the same restriction that lanes can't be crossed.
3759 static bool isVPERMILPMask(const SmallVectorImpl<int> &Mask, EVT VT,
3760                            bool HasAVX) {
3761   if (!HasAVX)
3762     return false;
3763
3764   unsigned NumElts = VT.getVectorNumElements();
3765   // Only match 256-bit with 32/64-bit types
3766   if (VT.getSizeInBits() != 256 || (NumElts != 4 && NumElts != 8))
3767     return false;
3768
3769   unsigned NumLanes = VT.getSizeInBits()/128;
3770   unsigned LaneSize = NumElts/NumLanes;
3771   for (unsigned l = 0; l != NumLanes; ++l) {
3772     unsigned LaneStart = l*LaneSize;
3773     for (unsigned i = 0; i != LaneSize; ++i) {
3774       if (!isUndefOrInRange(Mask[i+LaneStart], LaneStart, LaneStart+LaneSize))
3775         return false;
3776       if (NumElts == 4 || l == 0)
3777         continue;
3778       // VPERMILPS handling
3779       if (Mask[i] < 0)
3780         continue;
3781       if (!isUndefOrEqual(Mask[i+LaneStart], Mask[i]+LaneStart))
3782         return false;
3783     }
3784   }
3785
3786   return true;
3787 }
3788
3789 /// getShuffleVPERMILPImmediate - Return the appropriate immediate to shuffle
3790 /// the specified VECTOR_MASK mask with VPERMILPS/D* instructions.
3791 static unsigned getShuffleVPERMILPImmediate(ShuffleVectorSDNode *SVOp) {
3792   EVT VT = SVOp->getValueType(0);
3793
3794   unsigned NumElts = VT.getVectorNumElements();
3795   unsigned NumLanes = VT.getSizeInBits()/128;
3796   unsigned LaneSize = NumElts/NumLanes;
3797
3798   // Although the mask is equal for both lanes do it twice to get the cases
3799   // where a mask will match because the same mask element is undef on the
3800   // first half but valid on the second. This would get pathological cases
3801   // such as: shuffle <u, 0, 1, 2, 4, 4, 5, 6>, which is completely valid.
3802   unsigned Shift = (LaneSize == 4) ? 2 : 1;
3803   unsigned Mask = 0;
3804   for (unsigned i = 0; i != NumElts; ++i) {
3805     int MaskElt = SVOp->getMaskElt(i);
3806     if (MaskElt < 0)
3807       continue;
3808     MaskElt %= LaneSize;
3809     unsigned Shamt = i;
3810     // VPERMILPSY, the mask of the first half must be equal to the second one
3811     if (NumElts == 8) Shamt %= LaneSize;
3812     Mask |= MaskElt << (Shamt*Shift);
3813   }
3814
3815   return Mask;
3816 }
3817
3818 /// isCommutedMOVL - Returns true if the shuffle mask is except the reverse
3819 /// of what x86 movss want. X86 movs requires the lowest  element to be lowest
3820 /// element of vector 2 and the other elements to come from vector 1 in order.
3821 static bool isCommutedMOVLMask(const SmallVectorImpl<int> &Mask, EVT VT,
3822                                bool V2IsSplat = false, bool V2IsUndef = false) {
3823   unsigned NumOps = VT.getVectorNumElements();
3824   if (NumOps != 2 && NumOps != 4 && NumOps != 8 && NumOps != 16)
3825     return false;
3826
3827   if (!isUndefOrEqual(Mask[0], 0))
3828     return false;
3829
3830   for (unsigned i = 1; i != NumOps; ++i)
3831     if (!(isUndefOrEqual(Mask[i], i+NumOps) ||
3832           (V2IsUndef && isUndefOrInRange(Mask[i], NumOps, NumOps*2)) ||
3833           (V2IsSplat && isUndefOrEqual(Mask[i], NumOps))))
3834       return false;
3835
3836   return true;
3837 }
3838
3839 static bool isCommutedMOVL(ShuffleVectorSDNode *N, bool V2IsSplat = false,
3840                            bool V2IsUndef = false) {
3841   SmallVector<int, 8> M;
3842   N->getMask(M);
3843   return isCommutedMOVLMask(M, N->getValueType(0), V2IsSplat, V2IsUndef);
3844 }
3845
3846 /// isMOVSHDUPMask - Return true if the specified VECTOR_SHUFFLE operand
3847 /// specifies a shuffle of elements that is suitable for input to MOVSHDUP.
3848 /// Masks to match: <1, 1, 3, 3> or <1, 1, 3, 3, 5, 5, 7, 7>
3849 bool X86::isMOVSHDUPMask(ShuffleVectorSDNode *N,
3850                          const X86Subtarget *Subtarget) {
3851   if (!Subtarget->hasSSE3())
3852     return false;
3853
3854   // The second vector must be undef
3855   if (N->getOperand(1).getOpcode() != ISD::UNDEF)
3856     return false;
3857
3858   EVT VT = N->getValueType(0);
3859   unsigned NumElems = VT.getVectorNumElements();
3860
3861   if ((VT.getSizeInBits() == 128 && NumElems != 4) ||
3862       (VT.getSizeInBits() == 256 && NumElems != 8))
3863     return false;
3864
3865   // "i+1" is the value the indexed mask element must have
3866   for (unsigned i = 0; i < NumElems; i += 2)
3867     if (!isUndefOrEqual(N->getMaskElt(i), i+1) ||
3868         !isUndefOrEqual(N->getMaskElt(i+1), i+1))
3869       return false;
3870
3871   return true;
3872 }
3873
3874 /// isMOVSLDUPMask - Return true if the specified VECTOR_SHUFFLE operand
3875 /// specifies a shuffle of elements that is suitable for input to MOVSLDUP.
3876 /// Masks to match: <0, 0, 2, 2> or <0, 0, 2, 2, 4, 4, 6, 6>
3877 bool X86::isMOVSLDUPMask(ShuffleVectorSDNode *N,
3878                          const X86Subtarget *Subtarget) {
3879   if (!Subtarget->hasSSE3())
3880     return false;
3881
3882   // The second vector must be undef
3883   if (N->getOperand(1).getOpcode() != ISD::UNDEF)
3884     return false;
3885
3886   EVT VT = N->getValueType(0);
3887   unsigned NumElems = VT.getVectorNumElements();
3888
3889   if ((VT.getSizeInBits() == 128 && NumElems != 4) ||
3890       (VT.getSizeInBits() == 256 && NumElems != 8))
3891     return false;
3892
3893   // "i" is the value the indexed mask element must have
3894   for (unsigned i = 0; i != NumElems; i += 2)
3895     if (!isUndefOrEqual(N->getMaskElt(i), i) ||
3896         !isUndefOrEqual(N->getMaskElt(i+1), i))
3897       return false;
3898
3899   return true;
3900 }
3901
3902 /// isMOVDDUPYMask - Return true if the specified VECTOR_SHUFFLE operand
3903 /// specifies a shuffle of elements that is suitable for input to 256-bit
3904 /// version of MOVDDUP.
3905 static bool isMOVDDUPYMask(const SmallVectorImpl<int> &Mask, EVT VT,
3906                            bool HasAVX) {
3907   unsigned NumElts = VT.getVectorNumElements();
3908
3909   if (!HasAVX || VT.getSizeInBits() != 256 || NumElts != 4)
3910     return false;
3911
3912   for (unsigned i = 0; i != NumElts/2; ++i)
3913     if (!isUndefOrEqual(Mask[i], 0))
3914       return false;
3915   for (unsigned i = NumElts/2; i != NumElts; ++i)
3916     if (!isUndefOrEqual(Mask[i], NumElts/2))
3917       return false;
3918   return true;
3919 }
3920
3921 /// isMOVDDUPMask - Return true if the specified VECTOR_SHUFFLE operand
3922 /// specifies a shuffle of elements that is suitable for input to 128-bit
3923 /// version of MOVDDUP.
3924 bool X86::isMOVDDUPMask(ShuffleVectorSDNode *N) {
3925   EVT VT = N->getValueType(0);
3926
3927   if (VT.getSizeInBits() != 128)
3928     return false;
3929
3930   unsigned e = VT.getVectorNumElements() / 2;
3931   for (unsigned i = 0; i != e; ++i)
3932     if (!isUndefOrEqual(N->getMaskElt(i), i))
3933       return false;
3934   for (unsigned i = 0; i != e; ++i)
3935     if (!isUndefOrEqual(N->getMaskElt(e+i), i))
3936       return false;
3937   return true;
3938 }
3939
3940 /// isVEXTRACTF128Index - Return true if the specified
3941 /// EXTRACT_SUBVECTOR operand specifies a vector extract that is
3942 /// suitable for input to VEXTRACTF128.
3943 bool X86::isVEXTRACTF128Index(SDNode *N) {
3944   if (!isa<ConstantSDNode>(N->getOperand(1).getNode()))
3945     return false;
3946
3947   // The index should be aligned on a 128-bit boundary.
3948   uint64_t Index =
3949     cast<ConstantSDNode>(N->getOperand(1).getNode())->getZExtValue();
3950
3951   unsigned VL = N->getValueType(0).getVectorNumElements();
3952   unsigned VBits = N->getValueType(0).getSizeInBits();
3953   unsigned ElSize = VBits / VL;
3954   bool Result = (Index * ElSize) % 128 == 0;
3955
3956   return Result;
3957 }
3958
3959 /// isVINSERTF128Index - Return true if the specified INSERT_SUBVECTOR
3960 /// operand specifies a subvector insert that is suitable for input to
3961 /// VINSERTF128.
3962 bool X86::isVINSERTF128Index(SDNode *N) {
3963   if (!isa<ConstantSDNode>(N->getOperand(2).getNode()))
3964     return false;
3965
3966   // The index should be aligned on a 128-bit boundary.
3967   uint64_t Index =
3968     cast<ConstantSDNode>(N->getOperand(2).getNode())->getZExtValue();
3969
3970   unsigned VL = N->getValueType(0).getVectorNumElements();
3971   unsigned VBits = N->getValueType(0).getSizeInBits();
3972   unsigned ElSize = VBits / VL;
3973   bool Result = (Index * ElSize) % 128 == 0;
3974
3975   return Result;
3976 }
3977
3978 /// getShuffleSHUFImmediate - Return the appropriate immediate to shuffle
3979 /// the specified VECTOR_SHUFFLE mask with PSHUF* and SHUFP* instructions.
3980 unsigned X86::getShuffleSHUFImmediate(SDNode *N) {
3981   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(N);
3982   unsigned NumOperands = SVOp->getValueType(0).getVectorNumElements();
3983
3984   unsigned Shift = (NumOperands == 4) ? 2 : 1;
3985   unsigned Mask = 0;
3986   for (unsigned i = 0; i != NumOperands; ++i) {
3987     int Val = SVOp->getMaskElt(NumOperands-i-1);
3988     if (Val < 0) Val = 0;
3989     if (Val >= (int)NumOperands) Val -= NumOperands;
3990     Mask |= Val;
3991     if (i != NumOperands - 1)
3992       Mask <<= Shift;
3993   }
3994   return Mask;
3995 }
3996
3997 /// getShufflePSHUFHWImmediate - Return the appropriate immediate to shuffle
3998 /// the specified VECTOR_SHUFFLE mask with the PSHUFHW instruction.
3999 unsigned X86::getShufflePSHUFHWImmediate(SDNode *N) {
4000   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(N);
4001   unsigned Mask = 0;
4002   // 8 nodes, but we only care about the last 4.
4003   for (unsigned i = 7; i >= 4; --i) {
4004     int Val = SVOp->getMaskElt(i);
4005     if (Val >= 0)
4006       Mask |= (Val - 4);
4007     if (i != 4)
4008       Mask <<= 2;
4009   }
4010   return Mask;
4011 }
4012
4013 /// getShufflePSHUFLWImmediate - Return the appropriate immediate to shuffle
4014 /// the specified VECTOR_SHUFFLE mask with the PSHUFLW instruction.
4015 unsigned X86::getShufflePSHUFLWImmediate(SDNode *N) {
4016   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(N);
4017   unsigned Mask = 0;
4018   // 8 nodes, but we only care about the first 4.
4019   for (int i = 3; i >= 0; --i) {
4020     int Val = SVOp->getMaskElt(i);
4021     if (Val >= 0)
4022       Mask |= Val;
4023     if (i != 0)
4024       Mask <<= 2;
4025   }
4026   return Mask;
4027 }
4028
4029 /// getShufflePALIGNRImmediate - Return the appropriate immediate to shuffle
4030 /// the specified VECTOR_SHUFFLE mask with the PALIGNR instruction.
4031 static unsigned getShufflePALIGNRImmediate(ShuffleVectorSDNode *SVOp) {
4032   EVT VT = SVOp->getValueType(0);
4033   unsigned EltSize = VT.getVectorElementType().getSizeInBits() >> 3;
4034   int Val = 0;
4035
4036   unsigned i, e;
4037   for (i = 0, e = VT.getVectorNumElements(); i != e; ++i) {
4038     Val = SVOp->getMaskElt(i);
4039     if (Val >= 0)
4040       break;
4041   }
4042   assert(Val - i > 0 && "PALIGNR imm should be positive");
4043   return (Val - i) * EltSize;
4044 }
4045
4046 /// getExtractVEXTRACTF128Immediate - Return the appropriate immediate
4047 /// to extract the specified EXTRACT_SUBVECTOR index with VEXTRACTF128
4048 /// instructions.
4049 unsigned X86::getExtractVEXTRACTF128Immediate(SDNode *N) {
4050   if (!isa<ConstantSDNode>(N->getOperand(1).getNode()))
4051     llvm_unreachable("Illegal extract subvector for VEXTRACTF128");
4052
4053   uint64_t Index =
4054     cast<ConstantSDNode>(N->getOperand(1).getNode())->getZExtValue();
4055
4056   EVT VecVT = N->getOperand(0).getValueType();
4057   EVT ElVT = VecVT.getVectorElementType();
4058
4059   unsigned NumElemsPerChunk = 128 / ElVT.getSizeInBits();
4060   return Index / NumElemsPerChunk;
4061 }
4062
4063 /// getInsertVINSERTF128Immediate - Return the appropriate immediate
4064 /// to insert at the specified INSERT_SUBVECTOR index with VINSERTF128
4065 /// instructions.
4066 unsigned X86::getInsertVINSERTF128Immediate(SDNode *N) {
4067   if (!isa<ConstantSDNode>(N->getOperand(2).getNode()))
4068     llvm_unreachable("Illegal insert subvector for VINSERTF128");
4069
4070   uint64_t Index =
4071     cast<ConstantSDNode>(N->getOperand(2).getNode())->getZExtValue();
4072
4073   EVT VecVT = N->getValueType(0);
4074   EVT ElVT = VecVT.getVectorElementType();
4075
4076   unsigned NumElemsPerChunk = 128 / ElVT.getSizeInBits();
4077   return Index / NumElemsPerChunk;
4078 }
4079
4080 /// isZeroNode - Returns true if Elt is a constant zero or a floating point
4081 /// constant +0.0.
4082 bool X86::isZeroNode(SDValue Elt) {
4083   return ((isa<ConstantSDNode>(Elt) &&
4084            cast<ConstantSDNode>(Elt)->isNullValue()) ||
4085           (isa<ConstantFPSDNode>(Elt) &&
4086            cast<ConstantFPSDNode>(Elt)->getValueAPF().isPosZero()));
4087 }
4088
4089 /// CommuteVectorShuffle - Swap vector_shuffle operands as well as values in
4090 /// their permute mask.
4091 static SDValue CommuteVectorShuffle(ShuffleVectorSDNode *SVOp,
4092                                     SelectionDAG &DAG) {
4093   EVT VT = SVOp->getValueType(0);
4094   unsigned NumElems = VT.getVectorNumElements();
4095   SmallVector<int, 8> MaskVec;
4096
4097   for (unsigned i = 0; i != NumElems; ++i) {
4098     int idx = SVOp->getMaskElt(i);
4099     if (idx < 0)
4100       MaskVec.push_back(idx);
4101     else if (idx < (int)NumElems)
4102       MaskVec.push_back(idx + NumElems);
4103     else
4104       MaskVec.push_back(idx - NumElems);
4105   }
4106   return DAG.getVectorShuffle(VT, SVOp->getDebugLoc(), SVOp->getOperand(1),
4107                               SVOp->getOperand(0), &MaskVec[0]);
4108 }
4109
4110 /// ShouldXformToMOVHLPS - Return true if the node should be transformed to
4111 /// match movhlps. The lower half elements should come from upper half of
4112 /// V1 (and in order), and the upper half elements should come from the upper
4113 /// half of V2 (and in order).
4114 static bool ShouldXformToMOVHLPS(ShuffleVectorSDNode *Op) {
4115   EVT VT = Op->getValueType(0);
4116   if (VT.getSizeInBits() != 128)
4117     return false;
4118   if (VT.getVectorNumElements() != 4)
4119     return false;
4120   for (unsigned i = 0, e = 2; i != e; ++i)
4121     if (!isUndefOrEqual(Op->getMaskElt(i), i+2))
4122       return false;
4123   for (unsigned i = 2; i != 4; ++i)
4124     if (!isUndefOrEqual(Op->getMaskElt(i), i+4))
4125       return false;
4126   return true;
4127 }
4128
4129 /// isScalarLoadToVector - Returns true if the node is a scalar load that
4130 /// is promoted to a vector. It also returns the LoadSDNode by reference if
4131 /// required.
4132 static bool isScalarLoadToVector(SDNode *N, LoadSDNode **LD = NULL) {
4133   if (N->getOpcode() != ISD::SCALAR_TO_VECTOR)
4134     return false;
4135   N = N->getOperand(0).getNode();
4136   if (!ISD::isNON_EXTLoad(N))
4137     return false;
4138   if (LD)
4139     *LD = cast<LoadSDNode>(N);
4140   return true;
4141 }
4142
4143 // Test whether the given value is a vector value which will be legalized
4144 // into a load.
4145 static bool WillBeConstantPoolLoad(SDNode *N) {
4146   if (N->getOpcode() != ISD::BUILD_VECTOR)
4147     return false;
4148
4149   // Check for any non-constant elements.
4150   for (unsigned i = 0, e = N->getNumOperands(); i != e; ++i)
4151     switch (N->getOperand(i).getNode()->getOpcode()) {
4152     case ISD::UNDEF:
4153     case ISD::ConstantFP:
4154     case ISD::Constant:
4155       break;
4156     default:
4157       return false;
4158     }
4159
4160   // Vectors of all-zeros and all-ones are materialized with special
4161   // instructions rather than being loaded.
4162   return !ISD::isBuildVectorAllZeros(N) &&
4163          !ISD::isBuildVectorAllOnes(N);
4164 }
4165
4166 /// ShouldXformToMOVLP{S|D} - Return true if the node should be transformed to
4167 /// match movlp{s|d}. The lower half elements should come from lower half of
4168 /// V1 (and in order), and the upper half elements should come from the upper
4169 /// half of V2 (and in order). And since V1 will become the source of the
4170 /// MOVLP, it must be either a vector load or a scalar load to vector.
4171 static bool ShouldXformToMOVLP(SDNode *V1, SDNode *V2,
4172                                ShuffleVectorSDNode *Op) {
4173   EVT VT = Op->getValueType(0);
4174   if (VT.getSizeInBits() != 128)
4175     return false;
4176
4177   if (!ISD::isNON_EXTLoad(V1) && !isScalarLoadToVector(V1))
4178     return false;
4179   // Is V2 is a vector load, don't do this transformation. We will try to use
4180   // load folding shufps op.
4181   if (ISD::isNON_EXTLoad(V2) || WillBeConstantPoolLoad(V2))
4182     return false;
4183
4184   unsigned NumElems = VT.getVectorNumElements();
4185
4186   if (NumElems != 2 && NumElems != 4)
4187     return false;
4188   for (unsigned i = 0, e = NumElems/2; i != e; ++i)
4189     if (!isUndefOrEqual(Op->getMaskElt(i), i))
4190       return false;
4191   for (unsigned i = NumElems/2; i != NumElems; ++i)
4192     if (!isUndefOrEqual(Op->getMaskElt(i), i+NumElems))
4193       return false;
4194   return true;
4195 }
4196
4197 /// isSplatVector - Returns true if N is a BUILD_VECTOR node whose elements are
4198 /// all the same.
4199 static bool isSplatVector(SDNode *N) {
4200   if (N->getOpcode() != ISD::BUILD_VECTOR)
4201     return false;
4202
4203   SDValue SplatValue = N->getOperand(0);
4204   for (unsigned i = 1, e = N->getNumOperands(); i != e; ++i)
4205     if (N->getOperand(i) != SplatValue)
4206       return false;
4207   return true;
4208 }
4209
4210 /// isZeroShuffle - Returns true if N is a VECTOR_SHUFFLE that can be resolved
4211 /// to an zero vector.
4212 /// FIXME: move to dag combiner / method on ShuffleVectorSDNode
4213 static bool isZeroShuffle(ShuffleVectorSDNode *N) {
4214   SDValue V1 = N->getOperand(0);
4215   SDValue V2 = N->getOperand(1);
4216   unsigned NumElems = N->getValueType(0).getVectorNumElements();
4217   for (unsigned i = 0; i != NumElems; ++i) {
4218     int Idx = N->getMaskElt(i);
4219     if (Idx >= (int)NumElems) {
4220       unsigned Opc = V2.getOpcode();
4221       if (Opc == ISD::UNDEF || ISD::isBuildVectorAllZeros(V2.getNode()))
4222         continue;
4223       if (Opc != ISD::BUILD_VECTOR ||
4224           !X86::isZeroNode(V2.getOperand(Idx-NumElems)))
4225         return false;
4226     } else if (Idx >= 0) {
4227       unsigned Opc = V1.getOpcode();
4228       if (Opc == ISD::UNDEF || ISD::isBuildVectorAllZeros(V1.getNode()))
4229         continue;
4230       if (Opc != ISD::BUILD_VECTOR ||
4231           !X86::isZeroNode(V1.getOperand(Idx)))
4232         return false;
4233     }
4234   }
4235   return true;
4236 }
4237
4238 /// getZeroVector - Returns a vector of specified type with all zero elements.
4239 ///
4240 static SDValue getZeroVector(EVT VT, bool HasSSE2, bool HasAVX2,
4241                              SelectionDAG &DAG, DebugLoc dl) {
4242   assert(VT.isVector() && "Expected a vector type");
4243
4244   // Always build SSE zero vectors as <4 x i32> bitcasted
4245   // to their dest type. This ensures they get CSE'd.
4246   SDValue Vec;
4247   if (VT.getSizeInBits() == 128) {  // SSE
4248     if (HasSSE2) {  // SSE2
4249       SDValue Cst = DAG.getTargetConstant(0, MVT::i32);
4250       Vec = DAG.getNode(ISD::BUILD_VECTOR, dl, MVT::v4i32, Cst, Cst, Cst, Cst);
4251     } else { // SSE1
4252       SDValue Cst = DAG.getTargetConstantFP(+0.0, MVT::f32);
4253       Vec = DAG.getNode(ISD::BUILD_VECTOR, dl, MVT::v4f32, Cst, Cst, Cst, Cst);
4254     }
4255   } else if (VT.getSizeInBits() == 256) { // AVX
4256     if (HasAVX2) { // AVX2
4257       SDValue Cst = DAG.getTargetConstant(0, MVT::i32);
4258       SDValue Ops[] = { Cst, Cst, Cst, Cst, Cst, Cst, Cst, Cst };
4259       Vec = DAG.getNode(ISD::BUILD_VECTOR, dl, MVT::v8i32, Ops, 8);
4260     } else {
4261       // 256-bit logic and arithmetic instructions in AVX are all
4262       // floating-point, no support for integer ops. Emit fp zeroed vectors.
4263       SDValue Cst = DAG.getTargetConstantFP(+0.0, MVT::f32);
4264       SDValue Ops[] = { Cst, Cst, Cst, Cst, Cst, Cst, Cst, Cst };
4265       Vec = DAG.getNode(ISD::BUILD_VECTOR, dl, MVT::v8f32, Ops, 8);
4266     }
4267   }
4268   return DAG.getNode(ISD::BITCAST, dl, VT, Vec);
4269 }
4270
4271 /// getOnesVector - Returns a vector of specified type with all bits set.
4272 /// Always build ones vectors as <4 x i32> or <8 x i32>. For 256-bit types with
4273 /// no AVX2 supprt, use two <4 x i32> inserted in a <8 x i32> appropriately.
4274 /// Then bitcast to their original type, ensuring they get CSE'd.
4275 static SDValue getOnesVector(EVT VT, bool HasAVX2, SelectionDAG &DAG,
4276                              DebugLoc dl) {
4277   assert(VT.isVector() && "Expected a vector type");
4278   assert((VT.is128BitVector() || VT.is256BitVector())
4279          && "Expected a 128-bit or 256-bit vector type");
4280
4281   SDValue Cst = DAG.getTargetConstant(~0U, MVT::i32);
4282   SDValue Vec;
4283   if (VT.getSizeInBits() == 256) {
4284     if (HasAVX2) { // AVX2
4285       SDValue Ops[] = { Cst, Cst, Cst, Cst, Cst, Cst, Cst, Cst };
4286       Vec = DAG.getNode(ISD::BUILD_VECTOR, dl, MVT::v8i32, Ops, 8);
4287     } else { // AVX
4288       Vec = DAG.getNode(ISD::BUILD_VECTOR, dl, MVT::v4i32, Cst, Cst, Cst, Cst);
4289       SDValue InsV = Insert128BitVector(DAG.getNode(ISD::UNDEF, dl, MVT::v8i32),
4290                                 Vec, DAG.getConstant(0, MVT::i32), DAG, dl);
4291       Vec = Insert128BitVector(InsV, Vec,
4292                     DAG.getConstant(4 /* NumElems/2 */, MVT::i32), DAG, dl);
4293     }
4294   } else {
4295     Vec = DAG.getNode(ISD::BUILD_VECTOR, dl, MVT::v4i32, Cst, Cst, Cst, Cst);
4296   }
4297
4298   return DAG.getNode(ISD::BITCAST, dl, VT, Vec);
4299 }
4300
4301 /// NormalizeMask - V2 is a splat, modify the mask (if needed) so all elements
4302 /// that point to V2 points to its first element.
4303 static SDValue NormalizeMask(ShuffleVectorSDNode *SVOp, SelectionDAG &DAG) {
4304   EVT VT = SVOp->getValueType(0);
4305   unsigned NumElems = VT.getVectorNumElements();
4306
4307   bool Changed = false;
4308   SmallVector<int, 8> MaskVec;
4309   SVOp->getMask(MaskVec);
4310
4311   for (unsigned i = 0; i != NumElems; ++i) {
4312     if (MaskVec[i] > (int)NumElems) {
4313       MaskVec[i] = NumElems;
4314       Changed = true;
4315     }
4316   }
4317   if (Changed)
4318     return DAG.getVectorShuffle(VT, SVOp->getDebugLoc(), SVOp->getOperand(0),
4319                                 SVOp->getOperand(1), &MaskVec[0]);
4320   return SDValue(SVOp, 0);
4321 }
4322
4323 /// getMOVLMask - Returns a vector_shuffle mask for an movs{s|d}, movd
4324 /// operation of specified width.
4325 static SDValue getMOVL(SelectionDAG &DAG, DebugLoc dl, EVT VT, SDValue V1,
4326                        SDValue V2) {
4327   unsigned NumElems = VT.getVectorNumElements();
4328   SmallVector<int, 8> Mask;
4329   Mask.push_back(NumElems);
4330   for (unsigned i = 1; i != NumElems; ++i)
4331     Mask.push_back(i);
4332   return DAG.getVectorShuffle(VT, dl, V1, V2, &Mask[0]);
4333 }
4334
4335 /// getUnpackl - Returns a vector_shuffle node for an unpackl operation.
4336 static SDValue getUnpackl(SelectionDAG &DAG, DebugLoc dl, EVT VT, SDValue V1,
4337                           SDValue V2) {
4338   unsigned NumElems = VT.getVectorNumElements();
4339   SmallVector<int, 8> Mask;
4340   for (unsigned i = 0, e = NumElems/2; i != e; ++i) {
4341     Mask.push_back(i);
4342     Mask.push_back(i + NumElems);
4343   }
4344   return DAG.getVectorShuffle(VT, dl, V1, V2, &Mask[0]);
4345 }
4346
4347 /// getUnpackh - Returns a vector_shuffle node for an unpackh operation.
4348 static SDValue getUnpackh(SelectionDAG &DAG, DebugLoc dl, EVT VT, SDValue V1,
4349                           SDValue V2) {
4350   unsigned NumElems = VT.getVectorNumElements();
4351   unsigned Half = NumElems/2;
4352   SmallVector<int, 8> Mask;
4353   for (unsigned i = 0; i != Half; ++i) {
4354     Mask.push_back(i + Half);
4355     Mask.push_back(i + NumElems + Half);
4356   }
4357   return DAG.getVectorShuffle(VT, dl, V1, V2, &Mask[0]);
4358 }
4359
4360 // PromoteSplati8i16 - All i16 and i8 vector types can't be used directly by
4361 // a generic shuffle instruction because the target has no such instructions.
4362 // Generate shuffles which repeat i16 and i8 several times until they can be
4363 // represented by v4f32 and then be manipulated by target suported shuffles.
4364 static SDValue PromoteSplati8i16(SDValue V, SelectionDAG &DAG, int &EltNo) {
4365   EVT VT = V.getValueType();
4366   int NumElems = VT.getVectorNumElements();
4367   DebugLoc dl = V.getDebugLoc();
4368
4369   while (NumElems > 4) {
4370     if (EltNo < NumElems/2) {
4371       V = getUnpackl(DAG, dl, VT, V, V);
4372     } else {
4373       V = getUnpackh(DAG, dl, VT, V, V);
4374       EltNo -= NumElems/2;
4375     }
4376     NumElems >>= 1;
4377   }
4378   return V;
4379 }
4380
4381 /// getLegalSplat - Generate a legal splat with supported x86 shuffles
4382 static SDValue getLegalSplat(SelectionDAG &DAG, SDValue V, int EltNo) {
4383   EVT VT = V.getValueType();
4384   DebugLoc dl = V.getDebugLoc();
4385   assert((VT.getSizeInBits() == 128 || VT.getSizeInBits() == 256)
4386          && "Vector size not supported");
4387
4388   if (VT.getSizeInBits() == 128) {
4389     V = DAG.getNode(ISD::BITCAST, dl, MVT::v4f32, V);
4390     int SplatMask[4] = { EltNo, EltNo, EltNo, EltNo };
4391     V = DAG.getVectorShuffle(MVT::v4f32, dl, V, DAG.getUNDEF(MVT::v4f32),
4392                              &SplatMask[0]);
4393   } else {
4394     // To use VPERMILPS to splat scalars, the second half of indicies must
4395     // refer to the higher part, which is a duplication of the lower one,
4396     // because VPERMILPS can only handle in-lane permutations.
4397     int SplatMask[8] = { EltNo, EltNo, EltNo, EltNo,
4398                          EltNo+4, EltNo+4, EltNo+4, EltNo+4 };
4399
4400     V = DAG.getNode(ISD::BITCAST, dl, MVT::v8f32, V);
4401     V = DAG.getVectorShuffle(MVT::v8f32, dl, V, DAG.getUNDEF(MVT::v8f32),
4402                              &SplatMask[0]);
4403   }
4404
4405   return DAG.getNode(ISD::BITCAST, dl, VT, V);
4406 }
4407
4408 /// PromoteSplat - Splat is promoted to target supported vector shuffles.
4409 static SDValue PromoteSplat(ShuffleVectorSDNode *SV, SelectionDAG &DAG) {
4410   EVT SrcVT = SV->getValueType(0);
4411   SDValue V1 = SV->getOperand(0);
4412   DebugLoc dl = SV->getDebugLoc();
4413
4414   int EltNo = SV->getSplatIndex();
4415   int NumElems = SrcVT.getVectorNumElements();
4416   unsigned Size = SrcVT.getSizeInBits();
4417
4418   assert(((Size == 128 && NumElems > 4) || Size == 256) &&
4419           "Unknown how to promote splat for type");
4420
4421   // Extract the 128-bit part containing the splat element and update
4422   // the splat element index when it refers to the higher register.
4423   if (Size == 256) {
4424     unsigned Idx = (EltNo >= NumElems/2) ? NumElems/2 : 0;
4425     V1 = Extract128BitVector(V1, DAG.getConstant(Idx, MVT::i32), DAG, dl);
4426     if (Idx > 0)
4427       EltNo -= NumElems/2;
4428   }
4429
4430   // All i16 and i8 vector types can't be used directly by a generic shuffle
4431   // instruction because the target has no such instruction. Generate shuffles
4432   // which repeat i16 and i8 several times until they fit in i32, and then can
4433   // be manipulated by target suported shuffles.
4434   EVT EltVT = SrcVT.getVectorElementType();
4435   if (EltVT == MVT::i8 || EltVT == MVT::i16)
4436     V1 = PromoteSplati8i16(V1, DAG, EltNo);
4437
4438   // Recreate the 256-bit vector and place the same 128-bit vector
4439   // into the low and high part. This is necessary because we want
4440   // to use VPERM* to shuffle the vectors
4441   if (Size == 256) {
4442     SDValue InsV = Insert128BitVector(DAG.getUNDEF(SrcVT), V1,
4443                          DAG.getConstant(0, MVT::i32), DAG, dl);
4444     V1 = Insert128BitVector(InsV, V1,
4445                DAG.getConstant(NumElems/2, MVT::i32), DAG, dl);
4446   }
4447
4448   return getLegalSplat(DAG, V1, EltNo);
4449 }
4450
4451 /// getShuffleVectorZeroOrUndef - Return a vector_shuffle of the specified
4452 /// vector of zero or undef vector.  This produces a shuffle where the low
4453 /// element of V2 is swizzled into the zero/undef vector, landing at element
4454 /// Idx.  This produces a shuffle mask like 4,1,2,3 (idx=0) or  0,1,2,4 (idx=3).
4455 static SDValue getShuffleVectorZeroOrUndef(SDValue V2, unsigned Idx,
4456                                            bool IsZero,
4457                                            const X86Subtarget *Subtarget,
4458                                            SelectionDAG &DAG) {
4459   EVT VT = V2.getValueType();
4460   SDValue V1 = IsZero
4461     ? getZeroVector(VT, Subtarget->hasSSE2(), Subtarget->hasAVX2(), DAG,
4462                     V2.getDebugLoc()) : DAG.getUNDEF(VT);
4463   unsigned NumElems = VT.getVectorNumElements();
4464   SmallVector<int, 16> MaskVec;
4465   for (unsigned i = 0; i != NumElems; ++i)
4466     // If this is the insertion idx, put the low elt of V2 here.
4467     MaskVec.push_back(i == Idx ? NumElems : i);
4468   return DAG.getVectorShuffle(VT, V2.getDebugLoc(), V1, V2, &MaskVec[0]);
4469 }
4470
4471 /// getShuffleScalarElt - Returns the scalar element that will make up the ith
4472 /// element of the result of the vector shuffle.
4473 static SDValue getShuffleScalarElt(SDNode *N, int Index, SelectionDAG &DAG,
4474                                    unsigned Depth) {
4475   if (Depth == 6)
4476     return SDValue();  // Limit search depth.
4477
4478   SDValue V = SDValue(N, 0);
4479   EVT VT = V.getValueType();
4480   unsigned Opcode = V.getOpcode();
4481
4482   // Recurse into ISD::VECTOR_SHUFFLE node to find scalars.
4483   if (const ShuffleVectorSDNode *SV = dyn_cast<ShuffleVectorSDNode>(N)) {
4484     Index = SV->getMaskElt(Index);
4485
4486     if (Index < 0)
4487       return DAG.getUNDEF(VT.getVectorElementType());
4488
4489     int NumElems = VT.getVectorNumElements();
4490     SDValue NewV = (Index < NumElems) ? SV->getOperand(0) : SV->getOperand(1);
4491     return getShuffleScalarElt(NewV.getNode(), Index % NumElems, DAG, Depth+1);
4492   }
4493
4494   // Recurse into target specific vector shuffles to find scalars.
4495   if (isTargetShuffle(Opcode)) {
4496     int NumElems = VT.getVectorNumElements();
4497     SmallVector<unsigned, 16> ShuffleMask;
4498     SDValue ImmN;
4499
4500     switch(Opcode) {
4501     case X86ISD::SHUFP:
4502       ImmN = N->getOperand(N->getNumOperands()-1);
4503       DecodeSHUFPMask(VT, cast<ConstantSDNode>(ImmN)->getZExtValue(),
4504                       ShuffleMask);
4505       break;
4506     case X86ISD::UNPCKH:
4507       DecodeUNPCKHMask(VT, ShuffleMask);
4508       break;
4509     case X86ISD::UNPCKL:
4510       DecodeUNPCKLMask(VT, ShuffleMask);
4511       break;
4512     case X86ISD::MOVHLPS:
4513       DecodeMOVHLPSMask(NumElems, ShuffleMask);
4514       break;
4515     case X86ISD::MOVLHPS:
4516       DecodeMOVLHPSMask(NumElems, ShuffleMask);
4517       break;
4518     case X86ISD::PSHUFD:
4519       ImmN = N->getOperand(N->getNumOperands()-1);
4520       DecodePSHUFMask(NumElems,
4521                       cast<ConstantSDNode>(ImmN)->getZExtValue(),
4522                       ShuffleMask);
4523       break;
4524     case X86ISD::PSHUFHW:
4525       ImmN = N->getOperand(N->getNumOperands()-1);
4526       DecodePSHUFHWMask(cast<ConstantSDNode>(ImmN)->getZExtValue(),
4527                         ShuffleMask);
4528       break;
4529     case X86ISD::PSHUFLW:
4530       ImmN = N->getOperand(N->getNumOperands()-1);
4531       DecodePSHUFLWMask(cast<ConstantSDNode>(ImmN)->getZExtValue(),
4532                         ShuffleMask);
4533       break;
4534     case X86ISD::MOVSS:
4535     case X86ISD::MOVSD: {
4536       // The index 0 always comes from the first element of the second source,
4537       // this is why MOVSS and MOVSD are used in the first place. The other
4538       // elements come from the other positions of the first source vector.
4539       unsigned OpNum = (Index == 0) ? 1 : 0;
4540       return getShuffleScalarElt(V.getOperand(OpNum).getNode(), Index, DAG,
4541                                  Depth+1);
4542     }
4543     case X86ISD::VPERMILP:
4544       ImmN = N->getOperand(N->getNumOperands()-1);
4545       DecodeVPERMILPMask(VT, cast<ConstantSDNode>(ImmN)->getZExtValue(),
4546                         ShuffleMask);
4547       break;
4548     case X86ISD::VPERM2X128:
4549       ImmN = N->getOperand(N->getNumOperands()-1);
4550       DecodeVPERM2F128Mask(VT, cast<ConstantSDNode>(ImmN)->getZExtValue(),
4551                            ShuffleMask);
4552       break;
4553     case X86ISD::MOVDDUP:
4554     case X86ISD::MOVLHPD:
4555     case X86ISD::MOVLPD:
4556     case X86ISD::MOVLPS:
4557     case X86ISD::MOVSHDUP:
4558     case X86ISD::MOVSLDUP:
4559     case X86ISD::PALIGN:
4560       return SDValue(); // Not yet implemented.
4561     default:
4562       assert(0 && "unknown target shuffle node");
4563       return SDValue();
4564     }
4565
4566     Index = ShuffleMask[Index];
4567     if (Index < 0)
4568       return DAG.getUNDEF(VT.getVectorElementType());
4569
4570     SDValue NewV = (Index < NumElems) ? N->getOperand(0) : N->getOperand(1);
4571     return getShuffleScalarElt(NewV.getNode(), Index % NumElems, DAG,
4572                                Depth+1);
4573   }
4574
4575   // Actual nodes that may contain scalar elements
4576   if (Opcode == ISD::BITCAST) {
4577     V = V.getOperand(0);
4578     EVT SrcVT = V.getValueType();
4579     unsigned NumElems = VT.getVectorNumElements();
4580
4581     if (!SrcVT.isVector() || SrcVT.getVectorNumElements() != NumElems)
4582       return SDValue();
4583   }
4584
4585   if (V.getOpcode() == ISD::SCALAR_TO_VECTOR)
4586     return (Index == 0) ? V.getOperand(0)
4587                           : DAG.getUNDEF(VT.getVectorElementType());
4588
4589   if (V.getOpcode() == ISD::BUILD_VECTOR)
4590     return V.getOperand(Index);
4591
4592   return SDValue();
4593 }
4594
4595 /// getNumOfConsecutiveZeros - Return the number of elements of a vector
4596 /// shuffle operation which come from a consecutively from a zero. The
4597 /// search can start in two different directions, from left or right.
4598 static
4599 unsigned getNumOfConsecutiveZeros(SDNode *N, int NumElems,
4600                                   bool ZerosFromLeft, SelectionDAG &DAG) {
4601   int i = 0;
4602
4603   while (i < NumElems) {
4604     unsigned Index = ZerosFromLeft ? i : NumElems-i-1;
4605     SDValue Elt = getShuffleScalarElt(N, Index, DAG, 0);
4606     if (!(Elt.getNode() &&
4607          (Elt.getOpcode() == ISD::UNDEF || X86::isZeroNode(Elt))))
4608       break;
4609     ++i;
4610   }
4611
4612   return i;
4613 }
4614
4615 /// isShuffleMaskConsecutive - Check if the shuffle mask indicies from MaskI to
4616 /// MaskE correspond consecutively to elements from one of the vector operands,
4617 /// starting from its index OpIdx. Also tell OpNum which source vector operand.
4618 static
4619 bool isShuffleMaskConsecutive(ShuffleVectorSDNode *SVOp, int MaskI, int MaskE,
4620                               int OpIdx, int NumElems, unsigned &OpNum) {
4621   bool SeenV1 = false;
4622   bool SeenV2 = false;
4623
4624   for (int i = MaskI; i <= MaskE; ++i, ++OpIdx) {
4625     int Idx = SVOp->getMaskElt(i);
4626     // Ignore undef indicies
4627     if (Idx < 0)
4628       continue;
4629
4630     if (Idx < NumElems)
4631       SeenV1 = true;
4632     else
4633       SeenV2 = true;
4634
4635     // Only accept consecutive elements from the same vector
4636     if ((Idx % NumElems != OpIdx) || (SeenV1 && SeenV2))
4637       return false;
4638   }
4639
4640   OpNum = SeenV1 ? 0 : 1;
4641   return true;
4642 }
4643
4644 /// isVectorShiftRight - Returns true if the shuffle can be implemented as a
4645 /// logical left shift of a vector.
4646 static bool isVectorShiftRight(ShuffleVectorSDNode *SVOp, SelectionDAG &DAG,
4647                                bool &isLeft, SDValue &ShVal, unsigned &ShAmt) {
4648   unsigned NumElems = SVOp->getValueType(0).getVectorNumElements();
4649   unsigned NumZeros = getNumOfConsecutiveZeros(SVOp, NumElems,
4650               false /* check zeros from right */, DAG);
4651   unsigned OpSrc;
4652
4653   if (!NumZeros)
4654     return false;
4655
4656   // Considering the elements in the mask that are not consecutive zeros,
4657   // check if they consecutively come from only one of the source vectors.
4658   //
4659   //               V1 = {X, A, B, C}     0
4660   //                         \  \  \    /
4661   //   vector_shuffle V1, V2 <1, 2, 3, X>
4662   //
4663   if (!isShuffleMaskConsecutive(SVOp,
4664             0,                   // Mask Start Index
4665             NumElems-NumZeros-1, // Mask End Index
4666             NumZeros,            // Where to start looking in the src vector
4667             NumElems,            // Number of elements in vector
4668             OpSrc))              // Which source operand ?
4669     return false;
4670
4671   isLeft = false;
4672   ShAmt = NumZeros;
4673   ShVal = SVOp->getOperand(OpSrc);
4674   return true;
4675 }
4676
4677 /// isVectorShiftLeft - Returns true if the shuffle can be implemented as a
4678 /// logical left shift of a vector.
4679 static bool isVectorShiftLeft(ShuffleVectorSDNode *SVOp, SelectionDAG &DAG,
4680                               bool &isLeft, SDValue &ShVal, unsigned &ShAmt) {
4681   unsigned NumElems = SVOp->getValueType(0).getVectorNumElements();
4682   unsigned NumZeros = getNumOfConsecutiveZeros(SVOp, NumElems,
4683               true /* check zeros from left */, DAG);
4684   unsigned OpSrc;
4685
4686   if (!NumZeros)
4687     return false;
4688
4689   // Considering the elements in the mask that are not consecutive zeros,
4690   // check if they consecutively come from only one of the source vectors.
4691   //
4692   //                           0    { A, B, X, X } = V2
4693   //                          / \    /  /
4694   //   vector_shuffle V1, V2 <X, X, 4, 5>
4695   //
4696   if (!isShuffleMaskConsecutive(SVOp,
4697             NumZeros,     // Mask Start Index
4698             NumElems-1,   // Mask End Index
4699             0,            // Where to start looking in the src vector
4700             NumElems,     // Number of elements in vector
4701             OpSrc))       // Which source operand ?
4702     return false;
4703
4704   isLeft = true;
4705   ShAmt = NumZeros;
4706   ShVal = SVOp->getOperand(OpSrc);
4707   return true;
4708 }
4709
4710 /// isVectorShift - Returns true if the shuffle can be implemented as a
4711 /// logical left or right shift of a vector.
4712 static bool isVectorShift(ShuffleVectorSDNode *SVOp, SelectionDAG &DAG,
4713                           bool &isLeft, SDValue &ShVal, unsigned &ShAmt) {
4714   // Although the logic below support any bitwidth size, there are no
4715   // shift instructions which handle more than 128-bit vectors.
4716   if (SVOp->getValueType(0).getSizeInBits() > 128)
4717     return false;
4718
4719   if (isVectorShiftLeft(SVOp, DAG, isLeft, ShVal, ShAmt) ||
4720       isVectorShiftRight(SVOp, DAG, isLeft, ShVal, ShAmt))
4721     return true;
4722
4723   return false;
4724 }
4725
4726 /// LowerBuildVectorv16i8 - Custom lower build_vector of v16i8.
4727 ///
4728 static SDValue LowerBuildVectorv16i8(SDValue Op, unsigned NonZeros,
4729                                        unsigned NumNonZero, unsigned NumZero,
4730                                        SelectionDAG &DAG,
4731                                        const TargetLowering &TLI) {
4732   if (NumNonZero > 8)
4733     return SDValue();
4734
4735   DebugLoc dl = Op.getDebugLoc();
4736   SDValue V(0, 0);
4737   bool First = true;
4738   for (unsigned i = 0; i < 16; ++i) {
4739     bool ThisIsNonZero = (NonZeros & (1 << i)) != 0;
4740     if (ThisIsNonZero && First) {
4741       if (NumZero)
4742         V = getZeroVector(MVT::v8i16, /*HasSSE2*/ true, /*HasAVX2*/ false,
4743                           DAG, dl);
4744       else
4745         V = DAG.getUNDEF(MVT::v8i16);
4746       First = false;
4747     }
4748
4749     if ((i & 1) != 0) {
4750       SDValue ThisElt(0, 0), LastElt(0, 0);
4751       bool LastIsNonZero = (NonZeros & (1 << (i-1))) != 0;
4752       if (LastIsNonZero) {
4753         LastElt = DAG.getNode(ISD::ZERO_EXTEND, dl,
4754                               MVT::i16, Op.getOperand(i-1));
4755       }
4756       if (ThisIsNonZero) {
4757         ThisElt = DAG.getNode(ISD::ZERO_EXTEND, dl, MVT::i16, Op.getOperand(i));
4758         ThisElt = DAG.getNode(ISD::SHL, dl, MVT::i16,
4759                               ThisElt, DAG.getConstant(8, MVT::i8));
4760         if (LastIsNonZero)
4761           ThisElt = DAG.getNode(ISD::OR, dl, MVT::i16, ThisElt, LastElt);
4762       } else
4763         ThisElt = LastElt;
4764
4765       if (ThisElt.getNode())
4766         V = DAG.getNode(ISD::INSERT_VECTOR_ELT, dl, MVT::v8i16, V, ThisElt,
4767                         DAG.getIntPtrConstant(i/2));
4768     }
4769   }
4770
4771   return DAG.getNode(ISD::BITCAST, dl, MVT::v16i8, V);
4772 }
4773
4774 /// LowerBuildVectorv8i16 - Custom lower build_vector of v8i16.
4775 ///
4776 static SDValue LowerBuildVectorv8i16(SDValue Op, unsigned NonZeros,
4777                                      unsigned NumNonZero, unsigned NumZero,
4778                                      SelectionDAG &DAG,
4779                                      const TargetLowering &TLI) {
4780   if (NumNonZero > 4)
4781     return SDValue();
4782
4783   DebugLoc dl = Op.getDebugLoc();
4784   SDValue V(0, 0);
4785   bool First = true;
4786   for (unsigned i = 0; i < 8; ++i) {
4787     bool isNonZero = (NonZeros & (1 << i)) != 0;
4788     if (isNonZero) {
4789       if (First) {
4790         if (NumZero)
4791           V = getZeroVector(MVT::v8i16, /*HasSSE2*/ true, /*HasAVX2*/ false,
4792                             DAG, dl);
4793         else
4794           V = DAG.getUNDEF(MVT::v8i16);
4795         First = false;
4796       }
4797       V = DAG.getNode(ISD::INSERT_VECTOR_ELT, dl,
4798                       MVT::v8i16, V, Op.getOperand(i),
4799                       DAG.getIntPtrConstant(i));
4800     }
4801   }
4802
4803   return V;
4804 }
4805
4806 /// getVShift - Return a vector logical shift node.
4807 ///
4808 static SDValue getVShift(bool isLeft, EVT VT, SDValue SrcOp,
4809                          unsigned NumBits, SelectionDAG &DAG,
4810                          const TargetLowering &TLI, DebugLoc dl) {
4811   assert(VT.getSizeInBits() == 128 && "Unknown type for VShift");
4812   EVT ShVT = MVT::v2i64;
4813   unsigned Opc = isLeft ? X86ISD::VSHL : X86ISD::VSRL;
4814   SrcOp = DAG.getNode(ISD::BITCAST, dl, ShVT, SrcOp);
4815   return DAG.getNode(ISD::BITCAST, dl, VT,
4816                      DAG.getNode(Opc, dl, ShVT, SrcOp,
4817                              DAG.getConstant(NumBits,
4818                                   TLI.getShiftAmountTy(SrcOp.getValueType()))));
4819 }
4820
4821 SDValue
4822 X86TargetLowering::LowerAsSplatVectorLoad(SDValue SrcOp, EVT VT, DebugLoc dl,
4823                                           SelectionDAG &DAG) const {
4824
4825   // Check if the scalar load can be widened into a vector load. And if
4826   // the address is "base + cst" see if the cst can be "absorbed" into
4827   // the shuffle mask.
4828   if (LoadSDNode *LD = dyn_cast<LoadSDNode>(SrcOp)) {
4829     SDValue Ptr = LD->getBasePtr();
4830     if (!ISD::isNormalLoad(LD) || LD->isVolatile())
4831       return SDValue();
4832     EVT PVT = LD->getValueType(0);
4833     if (PVT != MVT::i32 && PVT != MVT::f32)
4834       return SDValue();
4835
4836     int FI = -1;
4837     int64_t Offset = 0;
4838     if (FrameIndexSDNode *FINode = dyn_cast<FrameIndexSDNode>(Ptr)) {
4839       FI = FINode->getIndex();
4840       Offset = 0;
4841     } else if (DAG.isBaseWithConstantOffset(Ptr) &&
4842                isa<FrameIndexSDNode>(Ptr.getOperand(0))) {
4843       FI = cast<FrameIndexSDNode>(Ptr.getOperand(0))->getIndex();
4844       Offset = Ptr.getConstantOperandVal(1);
4845       Ptr = Ptr.getOperand(0);
4846     } else {
4847       return SDValue();
4848     }
4849
4850     // FIXME: 256-bit vector instructions don't require a strict alignment,
4851     // improve this code to support it better.
4852     unsigned RequiredAlign = VT.getSizeInBits()/8;
4853     SDValue Chain = LD->getChain();
4854     // Make sure the stack object alignment is at least 16 or 32.
4855     MachineFrameInfo *MFI = DAG.getMachineFunction().getFrameInfo();
4856     if (DAG.InferPtrAlignment(Ptr) < RequiredAlign) {
4857       if (MFI->isFixedObjectIndex(FI)) {
4858         // Can't change the alignment. FIXME: It's possible to compute
4859         // the exact stack offset and reference FI + adjust offset instead.
4860         // If someone *really* cares about this. That's the way to implement it.
4861         return SDValue();
4862       } else {
4863         MFI->setObjectAlignment(FI, RequiredAlign);
4864       }
4865     }
4866
4867     // (Offset % 16 or 32) must be multiple of 4. Then address is then
4868     // Ptr + (Offset & ~15).
4869     if (Offset < 0)
4870       return SDValue();
4871     if ((Offset % RequiredAlign) & 3)
4872       return SDValue();
4873     int64_t StartOffset = Offset & ~(RequiredAlign-1);
4874     if (StartOffset)
4875       Ptr = DAG.getNode(ISD::ADD, Ptr.getDebugLoc(), Ptr.getValueType(),
4876                         Ptr,DAG.getConstant(StartOffset, Ptr.getValueType()));
4877
4878     int EltNo = (Offset - StartOffset) >> 2;
4879     int NumElems = VT.getVectorNumElements();
4880
4881     EVT CanonVT = VT.getSizeInBits() == 128 ? MVT::v4i32 : MVT::v8i32;
4882     EVT NVT = EVT::getVectorVT(*DAG.getContext(), PVT, NumElems);
4883     SDValue V1 = DAG.getLoad(NVT, dl, Chain, Ptr,
4884                              LD->getPointerInfo().getWithOffset(StartOffset),
4885                              false, false, false, 0);
4886
4887     // Canonicalize it to a v4i32 or v8i32 shuffle.
4888     SmallVector<int, 8> Mask;
4889     for (int i = 0; i < NumElems; ++i)
4890       Mask.push_back(EltNo);
4891
4892     V1 = DAG.getNode(ISD::BITCAST, dl, CanonVT, V1);
4893     return DAG.getNode(ISD::BITCAST, dl, NVT,
4894                        DAG.getVectorShuffle(CanonVT, dl, V1,
4895                                             DAG.getUNDEF(CanonVT),&Mask[0]));
4896   }
4897
4898   return SDValue();
4899 }
4900
4901 /// EltsFromConsecutiveLoads - Given the initializing elements 'Elts' of a
4902 /// vector of type 'VT', see if the elements can be replaced by a single large
4903 /// load which has the same value as a build_vector whose operands are 'elts'.
4904 ///
4905 /// Example: <load i32 *a, load i32 *a+4, undef, undef> -> zextload a
4906 ///
4907 /// FIXME: we'd also like to handle the case where the last elements are zero
4908 /// rather than undef via VZEXT_LOAD, but we do not detect that case today.
4909 /// There's even a handy isZeroNode for that purpose.
4910 static SDValue EltsFromConsecutiveLoads(EVT VT, SmallVectorImpl<SDValue> &Elts,
4911                                         DebugLoc &DL, SelectionDAG &DAG) {
4912   EVT EltVT = VT.getVectorElementType();
4913   unsigned NumElems = Elts.size();
4914
4915   LoadSDNode *LDBase = NULL;
4916   unsigned LastLoadedElt = -1U;
4917
4918   // For each element in the initializer, see if we've found a load or an undef.
4919   // If we don't find an initial load element, or later load elements are
4920   // non-consecutive, bail out.
4921   for (unsigned i = 0; i < NumElems; ++i) {
4922     SDValue Elt = Elts[i];
4923
4924     if (!Elt.getNode() ||
4925         (Elt.getOpcode() != ISD::UNDEF && !ISD::isNON_EXTLoad(Elt.getNode())))
4926       return SDValue();
4927     if (!LDBase) {
4928       if (Elt.getNode()->getOpcode() == ISD::UNDEF)
4929         return SDValue();
4930       LDBase = cast<LoadSDNode>(Elt.getNode());
4931       LastLoadedElt = i;
4932       continue;
4933     }
4934     if (Elt.getOpcode() == ISD::UNDEF)
4935       continue;
4936
4937     LoadSDNode *LD = cast<LoadSDNode>(Elt);
4938     if (!DAG.isConsecutiveLoad(LD, LDBase, EltVT.getSizeInBits()/8, i))
4939       return SDValue();
4940     LastLoadedElt = i;
4941   }
4942
4943   // If we have found an entire vector of loads and undefs, then return a large
4944   // load of the entire vector width starting at the base pointer.  If we found
4945   // consecutive loads for the low half, generate a vzext_load node.
4946   if (LastLoadedElt == NumElems - 1) {
4947     if (DAG.InferPtrAlignment(LDBase->getBasePtr()) >= 16)
4948       return DAG.getLoad(VT, DL, LDBase->getChain(), LDBase->getBasePtr(),
4949                          LDBase->getPointerInfo(),
4950                          LDBase->isVolatile(), LDBase->isNonTemporal(),
4951                          LDBase->isInvariant(), 0);
4952     return DAG.getLoad(VT, DL, LDBase->getChain(), LDBase->getBasePtr(),
4953                        LDBase->getPointerInfo(),
4954                        LDBase->isVolatile(), LDBase->isNonTemporal(),
4955                        LDBase->isInvariant(), LDBase->getAlignment());
4956   } else if (NumElems == 4 && LastLoadedElt == 1 &&
4957              DAG.getTargetLoweringInfo().isTypeLegal(MVT::v2i64)) {
4958     SDVTList Tys = DAG.getVTList(MVT::v2i64, MVT::Other);
4959     SDValue Ops[] = { LDBase->getChain(), LDBase->getBasePtr() };
4960     SDValue ResNode =
4961         DAG.getMemIntrinsicNode(X86ISD::VZEXT_LOAD, DL, Tys, Ops, 2, MVT::i64,
4962                                 LDBase->getPointerInfo(),
4963                                 LDBase->getAlignment(),
4964                                 false/*isVolatile*/, true/*ReadMem*/,
4965                                 false/*WriteMem*/);
4966     return DAG.getNode(ISD::BITCAST, DL, VT, ResNode);
4967   }
4968   return SDValue();
4969 }
4970
4971 /// isVectorBroadcast - Check if the node chain is suitable to be xformed to
4972 /// a vbroadcast node. We support two patterns:
4973 /// 1. A splat BUILD_VECTOR which uses a single scalar load.
4974 /// 2. A splat shuffle which uses a scalar_to_vector node which comes from
4975 /// a scalar load.
4976 /// The scalar load node is returned when a pattern is found,
4977 /// or SDValue() otherwise.
4978 static SDValue isVectorBroadcast(SDValue &Op, const X86Subtarget *Subtarget) {
4979   if (!Subtarget->hasAVX())
4980     return SDValue();
4981
4982   EVT VT = Op.getValueType();
4983   SDValue V = Op;
4984
4985   if (V.hasOneUse() && V.getOpcode() == ISD::BITCAST)
4986     V = V.getOperand(0);
4987
4988   //A suspected load to be broadcasted.
4989   SDValue Ld;
4990
4991   switch (V.getOpcode()) {
4992     default:
4993       // Unknown pattern found.
4994       return SDValue();
4995
4996     case ISD::BUILD_VECTOR: {
4997       // The BUILD_VECTOR node must be a splat.
4998       if (!isSplatVector(V.getNode()))
4999         return SDValue();
5000
5001       Ld = V.getOperand(0);
5002
5003       // The suspected load node has several users. Make sure that all
5004       // of its users are from the BUILD_VECTOR node.
5005       if (!Ld->hasNUsesOfValue(VT.getVectorNumElements(), 0))
5006         return SDValue();
5007       break;
5008     }
5009
5010     case ISD::VECTOR_SHUFFLE: {
5011       ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(Op);
5012
5013       // Shuffles must have a splat mask where the first element is
5014       // broadcasted.
5015       if ((!SVOp->isSplat()) || SVOp->getMaskElt(0) != 0)
5016         return SDValue();
5017
5018       SDValue Sc = Op.getOperand(0);
5019       if (Sc.getOpcode() != ISD::SCALAR_TO_VECTOR)
5020         return SDValue();
5021
5022       Ld = Sc.getOperand(0);
5023
5024       // The scalar_to_vector node and the suspected
5025       // load node must have exactly one user.
5026       if (!Sc.hasOneUse() || !Ld.hasOneUse())
5027         return SDValue();
5028       break;
5029     }
5030   }
5031
5032   // The scalar source must be a normal load.
5033   if (!ISD::isNormalLoad(Ld.getNode()))
5034     return SDValue();
5035
5036   bool Is256 = VT.getSizeInBits() == 256;
5037   bool Is128 = VT.getSizeInBits() == 128;
5038   unsigned ScalarSize = Ld.getValueType().getSizeInBits();
5039
5040   // VBroadcast to YMM
5041   if (Is256 && (ScalarSize == 32 || ScalarSize == 64))
5042     return Ld;
5043
5044   // VBroadcast to XMM
5045   if (Is128 && (ScalarSize == 32))
5046     return Ld;
5047
5048   // The integer check is needed for the 64-bit into 128-bit so it doesn't match
5049   // double since there is vbroadcastsd xmm
5050   if (Subtarget->hasAVX2() && Ld.getValueType().isInteger()) {
5051     // VBroadcast to YMM
5052     if (Is256 && (ScalarSize == 8 || ScalarSize == 16))
5053       return Ld;
5054
5055     // VBroadcast to XMM
5056     if (Is128 && (ScalarSize ==  8 || ScalarSize == 16 || ScalarSize == 64))
5057       return Ld;
5058   }
5059
5060   // Unsupported broadcast.
5061   return SDValue();
5062 }
5063
5064 SDValue
5065 X86TargetLowering::LowerBUILD_VECTOR(SDValue Op, SelectionDAG &DAG) const {
5066   DebugLoc dl = Op.getDebugLoc();
5067
5068   EVT VT = Op.getValueType();
5069   EVT ExtVT = VT.getVectorElementType();
5070   unsigned NumElems = Op.getNumOperands();
5071
5072   // Vectors containing all zeros can be matched by pxor and xorps later
5073   if (ISD::isBuildVectorAllZeros(Op.getNode())) {
5074     // Canonicalize this to <4 x i32> to 1) ensure the zero vectors are CSE'd
5075     // and 2) ensure that i64 scalars are eliminated on x86-32 hosts.
5076     if (Op.getValueType() == MVT::v4i32 ||
5077         Op.getValueType() == MVT::v8i32)
5078       return Op;
5079
5080     return getZeroVector(Op.getValueType(), Subtarget->hasSSE2(),
5081                          Subtarget->hasAVX2(), DAG, dl);
5082   }
5083
5084   // Vectors containing all ones can be matched by pcmpeqd on 128-bit width
5085   // vectors or broken into v4i32 operations on 256-bit vectors. AVX2 can use
5086   // vpcmpeqd on 256-bit vectors.
5087   if (ISD::isBuildVectorAllOnes(Op.getNode())) {
5088     if (Op.getValueType() == MVT::v4i32 ||
5089         (Op.getValueType() == MVT::v8i32 && Subtarget->hasAVX2()))
5090       return Op;
5091
5092     return getOnesVector(Op.getValueType(), Subtarget->hasAVX2(), DAG, dl);
5093   }
5094
5095   SDValue LD = isVectorBroadcast(Op, Subtarget);
5096   if (LD.getNode())
5097     return DAG.getNode(X86ISD::VBROADCAST, dl, VT, LD);
5098
5099   unsigned EVTBits = ExtVT.getSizeInBits();
5100
5101   unsigned NumZero  = 0;
5102   unsigned NumNonZero = 0;
5103   unsigned NonZeros = 0;
5104   bool IsAllConstants = true;
5105   SmallSet<SDValue, 8> Values;
5106   for (unsigned i = 0; i < NumElems; ++i) {
5107     SDValue Elt = Op.getOperand(i);
5108     if (Elt.getOpcode() == ISD::UNDEF)
5109       continue;
5110     Values.insert(Elt);
5111     if (Elt.getOpcode() != ISD::Constant &&
5112         Elt.getOpcode() != ISD::ConstantFP)
5113       IsAllConstants = false;
5114     if (X86::isZeroNode(Elt))
5115       NumZero++;
5116     else {
5117       NonZeros |= (1 << i);
5118       NumNonZero++;
5119     }
5120   }
5121
5122   // All undef vector. Return an UNDEF.  All zero vectors were handled above.
5123   if (NumNonZero == 0)
5124     return DAG.getUNDEF(VT);
5125
5126   // Special case for single non-zero, non-undef, element.
5127   if (NumNonZero == 1) {
5128     unsigned Idx = CountTrailingZeros_32(NonZeros);
5129     SDValue Item = Op.getOperand(Idx);
5130
5131     // If this is an insertion of an i64 value on x86-32, and if the top bits of
5132     // the value are obviously zero, truncate the value to i32 and do the
5133     // insertion that way.  Only do this if the value is non-constant or if the
5134     // value is a constant being inserted into element 0.  It is cheaper to do
5135     // a constant pool load than it is to do a movd + shuffle.
5136     if (ExtVT == MVT::i64 && !Subtarget->is64Bit() &&
5137         (!IsAllConstants || Idx == 0)) {
5138       if (DAG.MaskedValueIsZero(Item, APInt::getBitsSet(64, 32, 64))) {
5139         // Handle SSE only.
5140         assert(VT == MVT::v2i64 && "Expected an SSE value type!");
5141         EVT VecVT = MVT::v4i32;
5142         unsigned VecElts = 4;
5143
5144         // Truncate the value (which may itself be a constant) to i32, and
5145         // convert it to a vector with movd (S2V+shuffle to zero extend).
5146         Item = DAG.getNode(ISD::TRUNCATE, dl, MVT::i32, Item);
5147         Item = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, VecVT, Item);
5148         Item = getShuffleVectorZeroOrUndef(Item, 0, true, Subtarget, DAG);
5149
5150         // Now we have our 32-bit value zero extended in the low element of
5151         // a vector.  If Idx != 0, swizzle it into place.
5152         if (Idx != 0) {
5153           SmallVector<int, 4> Mask;
5154           Mask.push_back(Idx);
5155           for (unsigned i = 1; i != VecElts; ++i)
5156             Mask.push_back(i);
5157           Item = DAG.getVectorShuffle(VecVT, dl, Item,
5158                                       DAG.getUNDEF(Item.getValueType()),
5159                                       &Mask[0]);
5160         }
5161         return DAG.getNode(ISD::BITCAST, dl, Op.getValueType(), Item);
5162       }
5163     }
5164
5165     // If we have a constant or non-constant insertion into the low element of
5166     // a vector, we can do this with SCALAR_TO_VECTOR + shuffle of zero into
5167     // the rest of the elements.  This will be matched as movd/movq/movss/movsd
5168     // depending on what the source datatype is.
5169     if (Idx == 0) {
5170       if (NumZero == 0)
5171         return DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, VT, Item);
5172
5173       if (ExtVT == MVT::i32 || ExtVT == MVT::f32 || ExtVT == MVT::f64 ||
5174           (ExtVT == MVT::i64 && Subtarget->is64Bit())) {
5175         if (VT.getSizeInBits() == 256) {
5176           SDValue ZeroVec = getZeroVector(VT, Subtarget->hasSSE2(),
5177                                           Subtarget->hasAVX2(), DAG, dl);
5178           return DAG.getNode(ISD::INSERT_VECTOR_ELT, dl, VT, ZeroVec,
5179                              Item, DAG.getIntPtrConstant(0));
5180         }
5181         assert(VT.getSizeInBits() == 128 && "Expected an SSE value type!");
5182         Item = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, VT, Item);
5183         // Turn it into a MOVL (i.e. movss, movsd, or movd) to a zero vector.
5184         return getShuffleVectorZeroOrUndef(Item, 0, true, Subtarget, DAG);
5185       }
5186
5187       if (ExtVT == MVT::i16 || ExtVT == MVT::i8) {
5188         Item = DAG.getNode(ISD::ZERO_EXTEND, dl, MVT::i32, Item);
5189         Item = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, MVT::v4i32, Item);
5190         if (VT.getSizeInBits() == 256) {
5191           SDValue ZeroVec = getZeroVector(MVT::v8i32, Subtarget->hasSSE2(),
5192                                           Subtarget->hasAVX2(), DAG, dl);
5193           Item = Insert128BitVector(ZeroVec, Item, DAG.getConstant(0, MVT::i32),
5194                                     DAG, dl);
5195         } else {
5196           assert(VT.getSizeInBits() == 128 && "Expected an SSE value type!");
5197           Item = getShuffleVectorZeroOrUndef(Item, 0, true, Subtarget, DAG);
5198         }
5199         return DAG.getNode(ISD::BITCAST, dl, VT, Item);
5200       }
5201     }
5202
5203     // Is it a vector logical left shift?
5204     if (NumElems == 2 && Idx == 1 &&
5205         X86::isZeroNode(Op.getOperand(0)) &&
5206         !X86::isZeroNode(Op.getOperand(1))) {
5207       unsigned NumBits = VT.getSizeInBits();
5208       return getVShift(true, VT,
5209                        DAG.getNode(ISD::SCALAR_TO_VECTOR, dl,
5210                                    VT, Op.getOperand(1)),
5211                        NumBits/2, DAG, *this, dl);
5212     }
5213
5214     if (IsAllConstants) // Otherwise, it's better to do a constpool load.
5215       return SDValue();
5216
5217     // Otherwise, if this is a vector with i32 or f32 elements, and the element
5218     // is a non-constant being inserted into an element other than the low one,
5219     // we can't use a constant pool load.  Instead, use SCALAR_TO_VECTOR (aka
5220     // movd/movss) to move this into the low element, then shuffle it into
5221     // place.
5222     if (EVTBits == 32) {
5223       Item = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, VT, Item);
5224
5225       // Turn it into a shuffle of zero and zero-extended scalar to vector.
5226       Item = getShuffleVectorZeroOrUndef(Item, 0, NumZero > 0, Subtarget, DAG);
5227       SmallVector<int, 8> MaskVec;
5228       for (unsigned i = 0; i < NumElems; i++)
5229         MaskVec.push_back(i == Idx ? 0 : 1);
5230       return DAG.getVectorShuffle(VT, dl, Item, DAG.getUNDEF(VT), &MaskVec[0]);
5231     }
5232   }
5233
5234   // Splat is obviously ok. Let legalizer expand it to a shuffle.
5235   if (Values.size() == 1) {
5236     if (EVTBits == 32) {
5237       // Instead of a shuffle like this:
5238       // shuffle (scalar_to_vector (load (ptr + 4))), undef, <0, 0, 0, 0>
5239       // Check if it's possible to issue this instead.
5240       // shuffle (vload ptr)), undef, <1, 1, 1, 1>
5241       unsigned Idx = CountTrailingZeros_32(NonZeros);
5242       SDValue Item = Op.getOperand(Idx);
5243       if (Op.getNode()->isOnlyUserOf(Item.getNode()))
5244         return LowerAsSplatVectorLoad(Item, VT, dl, DAG);
5245     }
5246     return SDValue();
5247   }
5248
5249   // A vector full of immediates; various special cases are already
5250   // handled, so this is best done with a single constant-pool load.
5251   if (IsAllConstants)
5252     return SDValue();
5253
5254   // For AVX-length vectors, build the individual 128-bit pieces and use
5255   // shuffles to put them in place.
5256   if (VT.getSizeInBits() == 256 && !ISD::isBuildVectorAllZeros(Op.getNode())) {
5257     SmallVector<SDValue, 32> V;
5258     for (unsigned i = 0; i < NumElems; ++i)
5259       V.push_back(Op.getOperand(i));
5260
5261     EVT HVT = EVT::getVectorVT(*DAG.getContext(), ExtVT, NumElems/2);
5262
5263     // Build both the lower and upper subvector.
5264     SDValue Lower = DAG.getNode(ISD::BUILD_VECTOR, dl, HVT, &V[0], NumElems/2);
5265     SDValue Upper = DAG.getNode(ISD::BUILD_VECTOR, dl, HVT, &V[NumElems / 2],
5266                                 NumElems/2);
5267
5268     // Recreate the wider vector with the lower and upper part.
5269     SDValue Vec = Insert128BitVector(DAG.getNode(ISD::UNDEF, dl, VT), Lower,
5270                                 DAG.getConstant(0, MVT::i32), DAG, dl);
5271     return Insert128BitVector(Vec, Upper, DAG.getConstant(NumElems/2, MVT::i32),
5272                               DAG, dl);
5273   }
5274
5275   // Let legalizer expand 2-wide build_vectors.
5276   if (EVTBits == 64) {
5277     if (NumNonZero == 1) {
5278       // One half is zero or undef.
5279       unsigned Idx = CountTrailingZeros_32(NonZeros);
5280       SDValue V2 = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, VT,
5281                                  Op.getOperand(Idx));
5282       return getShuffleVectorZeroOrUndef(V2, Idx, true, Subtarget, DAG);
5283     }
5284     return SDValue();
5285   }
5286
5287   // If element VT is < 32 bits, convert it to inserts into a zero vector.
5288   if (EVTBits == 8 && NumElems == 16) {
5289     SDValue V = LowerBuildVectorv16i8(Op, NonZeros,NumNonZero,NumZero, DAG,
5290                                         *this);
5291     if (V.getNode()) return V;
5292   }
5293
5294   if (EVTBits == 16 && NumElems == 8) {
5295     SDValue V = LowerBuildVectorv8i16(Op, NonZeros,NumNonZero,NumZero, DAG,
5296                                       *this);
5297     if (V.getNode()) return V;
5298   }
5299
5300   // If element VT is == 32 bits, turn it into a number of shuffles.
5301   SmallVector<SDValue, 8> V;
5302   V.resize(NumElems);
5303   if (NumElems == 4 && NumZero > 0) {
5304     for (unsigned i = 0; i < 4; ++i) {
5305       bool isZero = !(NonZeros & (1 << i));
5306       if (isZero)
5307         V[i] = getZeroVector(VT, Subtarget->hasSSE2(), Subtarget->hasAVX2(),
5308                              DAG, dl);
5309       else
5310         V[i] = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, VT, Op.getOperand(i));
5311     }
5312
5313     for (unsigned i = 0; i < 2; ++i) {
5314       switch ((NonZeros & (0x3 << i*2)) >> (i*2)) {
5315         default: break;
5316         case 0:
5317           V[i] = V[i*2];  // Must be a zero vector.
5318           break;
5319         case 1:
5320           V[i] = getMOVL(DAG, dl, VT, V[i*2+1], V[i*2]);
5321           break;
5322         case 2:
5323           V[i] = getMOVL(DAG, dl, VT, V[i*2], V[i*2+1]);
5324           break;
5325         case 3:
5326           V[i] = getUnpackl(DAG, dl, VT, V[i*2], V[i*2+1]);
5327           break;
5328       }
5329     }
5330
5331     SmallVector<int, 8> MaskVec;
5332     bool Reverse = (NonZeros & 0x3) == 2;
5333     for (unsigned i = 0; i < 2; ++i)
5334       MaskVec.push_back(Reverse ? 1-i : i);
5335     Reverse = ((NonZeros & (0x3 << 2)) >> 2) == 2;
5336     for (unsigned i = 0; i < 2; ++i)
5337       MaskVec.push_back(Reverse ? 1-i+NumElems : i+NumElems);
5338     return DAG.getVectorShuffle(VT, dl, V[0], V[1], &MaskVec[0]);
5339   }
5340
5341   if (Values.size() > 1 && VT.getSizeInBits() == 128) {
5342     // Check for a build vector of consecutive loads.
5343     for (unsigned i = 0; i < NumElems; ++i)
5344       V[i] = Op.getOperand(i);
5345
5346     // Check for elements which are consecutive loads.
5347     SDValue LD = EltsFromConsecutiveLoads(VT, V, dl, DAG);
5348     if (LD.getNode())
5349       return LD;
5350
5351     // For SSE 4.1, use insertps to put the high elements into the low element.
5352     if (getSubtarget()->hasSSE41()) {
5353       SDValue Result;
5354       if (Op.getOperand(0).getOpcode() != ISD::UNDEF)
5355         Result = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, VT, Op.getOperand(0));
5356       else
5357         Result = DAG.getUNDEF(VT);
5358
5359       for (unsigned i = 1; i < NumElems; ++i) {
5360         if (Op.getOperand(i).getOpcode() == ISD::UNDEF) continue;
5361         Result = DAG.getNode(ISD::INSERT_VECTOR_ELT, dl, VT, Result,
5362                              Op.getOperand(i), DAG.getIntPtrConstant(i));
5363       }
5364       return Result;
5365     }
5366
5367     // Otherwise, expand into a number of unpckl*, start by extending each of
5368     // our (non-undef) elements to the full vector width with the element in the
5369     // bottom slot of the vector (which generates no code for SSE).
5370     for (unsigned i = 0; i < NumElems; ++i) {
5371       if (Op.getOperand(i).getOpcode() != ISD::UNDEF)
5372         V[i] = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, VT, Op.getOperand(i));
5373       else
5374         V[i] = DAG.getUNDEF(VT);
5375     }
5376
5377     // Next, we iteratively mix elements, e.g. for v4f32:
5378     //   Step 1: unpcklps 0, 2 ==> X: <?, ?, 2, 0>
5379     //         : unpcklps 1, 3 ==> Y: <?, ?, 3, 1>
5380     //   Step 2: unpcklps X, Y ==>    <3, 2, 1, 0>
5381     unsigned EltStride = NumElems >> 1;
5382     while (EltStride != 0) {
5383       for (unsigned i = 0; i < EltStride; ++i) {
5384         // If V[i+EltStride] is undef and this is the first round of mixing,
5385         // then it is safe to just drop this shuffle: V[i] is already in the
5386         // right place, the one element (since it's the first round) being
5387         // inserted as undef can be dropped.  This isn't safe for successive
5388         // rounds because they will permute elements within both vectors.
5389         if (V[i+EltStride].getOpcode() == ISD::UNDEF &&
5390             EltStride == NumElems/2)
5391           continue;
5392
5393         V[i] = getUnpackl(DAG, dl, VT, V[i], V[i + EltStride]);
5394       }
5395       EltStride >>= 1;
5396     }
5397     return V[0];
5398   }
5399   return SDValue();
5400 }
5401
5402 // LowerMMXCONCAT_VECTORS - We support concatenate two MMX registers and place
5403 // them in a MMX register.  This is better than doing a stack convert.
5404 static SDValue LowerMMXCONCAT_VECTORS(SDValue Op, SelectionDAG &DAG) {
5405   DebugLoc dl = Op.getDebugLoc();
5406   EVT ResVT = Op.getValueType();
5407
5408   assert(ResVT == MVT::v2i64 || ResVT == MVT::v4i32 ||
5409          ResVT == MVT::v8i16 || ResVT == MVT::v16i8);
5410   int Mask[2];
5411   SDValue InVec = DAG.getNode(ISD::BITCAST,dl, MVT::v1i64, Op.getOperand(0));
5412   SDValue VecOp = DAG.getNode(X86ISD::MOVQ2DQ, dl, MVT::v2i64, InVec);
5413   InVec = Op.getOperand(1);
5414   if (InVec.getOpcode() == ISD::SCALAR_TO_VECTOR) {
5415     unsigned NumElts = ResVT.getVectorNumElements();
5416     VecOp = DAG.getNode(ISD::BITCAST, dl, ResVT, VecOp);
5417     VecOp = DAG.getNode(ISD::INSERT_VECTOR_ELT, dl, ResVT, VecOp,
5418                        InVec.getOperand(0), DAG.getIntPtrConstant(NumElts/2+1));
5419   } else {
5420     InVec = DAG.getNode(ISD::BITCAST, dl, MVT::v1i64, InVec);
5421     SDValue VecOp2 = DAG.getNode(X86ISD::MOVQ2DQ, dl, MVT::v2i64, InVec);
5422     Mask[0] = 0; Mask[1] = 2;
5423     VecOp = DAG.getVectorShuffle(MVT::v2i64, dl, VecOp, VecOp2, Mask);
5424   }
5425   return DAG.getNode(ISD::BITCAST, dl, ResVT, VecOp);
5426 }
5427
5428 // LowerAVXCONCAT_VECTORS - 256-bit AVX can use the vinsertf128 instruction
5429 // to create 256-bit vectors from two other 128-bit ones.
5430 static SDValue LowerAVXCONCAT_VECTORS(SDValue Op, SelectionDAG &DAG) {
5431   DebugLoc dl = Op.getDebugLoc();
5432   EVT ResVT = Op.getValueType();
5433
5434   assert(ResVT.getSizeInBits() == 256 && "Value type must be 256-bit wide");
5435
5436   SDValue V1 = Op.getOperand(0);
5437   SDValue V2 = Op.getOperand(1);
5438   unsigned NumElems = ResVT.getVectorNumElements();
5439
5440   SDValue V = Insert128BitVector(DAG.getNode(ISD::UNDEF, dl, ResVT), V1,
5441                                  DAG.getConstant(0, MVT::i32), DAG, dl);
5442   return Insert128BitVector(V, V2, DAG.getConstant(NumElems/2, MVT::i32),
5443                             DAG, dl);
5444 }
5445
5446 SDValue
5447 X86TargetLowering::LowerCONCAT_VECTORS(SDValue Op, SelectionDAG &DAG) const {
5448   EVT ResVT = Op.getValueType();
5449
5450   assert(Op.getNumOperands() == 2);
5451   assert((ResVT.getSizeInBits() == 128 || ResVT.getSizeInBits() == 256) &&
5452          "Unsupported CONCAT_VECTORS for value type");
5453
5454   // We support concatenate two MMX registers and place them in a MMX register.
5455   // This is better than doing a stack convert.
5456   if (ResVT.is128BitVector())
5457     return LowerMMXCONCAT_VECTORS(Op, DAG);
5458
5459   // 256-bit AVX can use the vinsertf128 instruction to create 256-bit vectors
5460   // from two other 128-bit ones.
5461   return LowerAVXCONCAT_VECTORS(Op, DAG);
5462 }
5463
5464 // v8i16 shuffles - Prefer shuffles in the following order:
5465 // 1. [all]   pshuflw, pshufhw, optional move
5466 // 2. [ssse3] 1 x pshufb
5467 // 3. [ssse3] 2 x pshufb + 1 x por
5468 // 4. [all]   mov + pshuflw + pshufhw + N x (pextrw + pinsrw)
5469 SDValue
5470 X86TargetLowering::LowerVECTOR_SHUFFLEv8i16(SDValue Op,
5471                                             SelectionDAG &DAG) const {
5472   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(Op);
5473   SDValue V1 = SVOp->getOperand(0);
5474   SDValue V2 = SVOp->getOperand(1);
5475   DebugLoc dl = SVOp->getDebugLoc();
5476   SmallVector<int, 8> MaskVals;
5477
5478   // Determine if more than 1 of the words in each of the low and high quadwords
5479   // of the result come from the same quadword of one of the two inputs.  Undef
5480   // mask values count as coming from any quadword, for better codegen.
5481   unsigned LoQuad[] = { 0, 0, 0, 0 };
5482   unsigned HiQuad[] = { 0, 0, 0, 0 };
5483   BitVector InputQuads(4);
5484   for (unsigned i = 0; i < 8; ++i) {
5485     unsigned *Quad = i < 4 ? LoQuad : HiQuad;
5486     int EltIdx = SVOp->getMaskElt(i);
5487     MaskVals.push_back(EltIdx);
5488     if (EltIdx < 0) {
5489       ++Quad[0];
5490       ++Quad[1];
5491       ++Quad[2];
5492       ++Quad[3];
5493       continue;
5494     }
5495     ++Quad[EltIdx / 4];
5496     InputQuads.set(EltIdx / 4);
5497   }
5498
5499   int BestLoQuad = -1;
5500   unsigned MaxQuad = 1;
5501   for (unsigned i = 0; i < 4; ++i) {
5502     if (LoQuad[i] > MaxQuad) {
5503       BestLoQuad = i;
5504       MaxQuad = LoQuad[i];
5505     }
5506   }
5507
5508   int BestHiQuad = -1;
5509   MaxQuad = 1;
5510   for (unsigned i = 0; i < 4; ++i) {
5511     if (HiQuad[i] > MaxQuad) {
5512       BestHiQuad = i;
5513       MaxQuad = HiQuad[i];
5514     }
5515   }
5516
5517   // For SSSE3, If all 8 words of the result come from only 1 quadword of each
5518   // of the two input vectors, shuffle them into one input vector so only a
5519   // single pshufb instruction is necessary. If There are more than 2 input
5520   // quads, disable the next transformation since it does not help SSSE3.
5521   bool V1Used = InputQuads[0] || InputQuads[1];
5522   bool V2Used = InputQuads[2] || InputQuads[3];
5523   if (Subtarget->hasSSSE3()) {
5524     if (InputQuads.count() == 2 && V1Used && V2Used) {
5525       BestLoQuad = InputQuads.find_first();
5526       BestHiQuad = InputQuads.find_next(BestLoQuad);
5527     }
5528     if (InputQuads.count() > 2) {
5529       BestLoQuad = -1;
5530       BestHiQuad = -1;
5531     }
5532   }
5533
5534   // If BestLoQuad or BestHiQuad are set, shuffle the quads together and update
5535   // the shuffle mask.  If a quad is scored as -1, that means that it contains
5536   // words from all 4 input quadwords.
5537   SDValue NewV;
5538   if (BestLoQuad >= 0 || BestHiQuad >= 0) {
5539     SmallVector<int, 8> MaskV;
5540     MaskV.push_back(BestLoQuad < 0 ? 0 : BestLoQuad);
5541     MaskV.push_back(BestHiQuad < 0 ? 1 : BestHiQuad);
5542     NewV = DAG.getVectorShuffle(MVT::v2i64, dl,
5543                   DAG.getNode(ISD::BITCAST, dl, MVT::v2i64, V1),
5544                   DAG.getNode(ISD::BITCAST, dl, MVT::v2i64, V2), &MaskV[0]);
5545     NewV = DAG.getNode(ISD::BITCAST, dl, MVT::v8i16, NewV);
5546
5547     // Rewrite the MaskVals and assign NewV to V1 if NewV now contains all the
5548     // source words for the shuffle, to aid later transformations.
5549     bool AllWordsInNewV = true;
5550     bool InOrder[2] = { true, true };
5551     for (unsigned i = 0; i != 8; ++i) {
5552       int idx = MaskVals[i];
5553       if (idx != (int)i)
5554         InOrder[i/4] = false;
5555       if (idx < 0 || (idx/4) == BestLoQuad || (idx/4) == BestHiQuad)
5556         continue;
5557       AllWordsInNewV = false;
5558       break;
5559     }
5560
5561     bool pshuflw = AllWordsInNewV, pshufhw = AllWordsInNewV;
5562     if (AllWordsInNewV) {
5563       for (int i = 0; i != 8; ++i) {
5564         int idx = MaskVals[i];
5565         if (idx < 0)
5566           continue;
5567         idx = MaskVals[i] = (idx / 4) == BestLoQuad ? (idx & 3) : (idx & 3) + 4;
5568         if ((idx != i) && idx < 4)
5569           pshufhw = false;
5570         if ((idx != i) && idx > 3)
5571           pshuflw = false;
5572       }
5573       V1 = NewV;
5574       V2Used = false;
5575       BestLoQuad = 0;
5576       BestHiQuad = 1;
5577     }
5578
5579     // If we've eliminated the use of V2, and the new mask is a pshuflw or
5580     // pshufhw, that's as cheap as it gets.  Return the new shuffle.
5581     if ((pshufhw && InOrder[0]) || (pshuflw && InOrder[1])) {
5582       unsigned Opc = pshufhw ? X86ISD::PSHUFHW : X86ISD::PSHUFLW;
5583       unsigned TargetMask = 0;
5584       NewV = DAG.getVectorShuffle(MVT::v8i16, dl, NewV,
5585                                   DAG.getUNDEF(MVT::v8i16), &MaskVals[0]);
5586       TargetMask = pshufhw ? X86::getShufflePSHUFHWImmediate(NewV.getNode()):
5587                              X86::getShufflePSHUFLWImmediate(NewV.getNode());
5588       V1 = NewV.getOperand(0);
5589       return getTargetShuffleNode(Opc, dl, MVT::v8i16, V1, TargetMask, DAG);
5590     }
5591   }
5592
5593   // If we have SSSE3, and all words of the result are from 1 input vector,
5594   // case 2 is generated, otherwise case 3 is generated.  If no SSSE3
5595   // is present, fall back to case 4.
5596   if (Subtarget->hasSSSE3()) {
5597     SmallVector<SDValue,16> pshufbMask;
5598
5599     // If we have elements from both input vectors, set the high bit of the
5600     // shuffle mask element to zero out elements that come from V2 in the V1
5601     // mask, and elements that come from V1 in the V2 mask, so that the two
5602     // results can be OR'd together.
5603     bool TwoInputs = V1Used && V2Used;
5604     for (unsigned i = 0; i != 8; ++i) {
5605       int EltIdx = MaskVals[i] * 2;
5606       if (TwoInputs && (EltIdx >= 16)) {
5607         pshufbMask.push_back(DAG.getConstant(0x80, MVT::i8));
5608         pshufbMask.push_back(DAG.getConstant(0x80, MVT::i8));
5609         continue;
5610       }
5611       pshufbMask.push_back(DAG.getConstant(EltIdx,   MVT::i8));
5612       pshufbMask.push_back(DAG.getConstant(EltIdx+1, MVT::i8));
5613     }
5614     V1 = DAG.getNode(ISD::BITCAST, dl, MVT::v16i8, V1);
5615     V1 = DAG.getNode(X86ISD::PSHUFB, dl, MVT::v16i8, V1,
5616                      DAG.getNode(ISD::BUILD_VECTOR, dl,
5617                                  MVT::v16i8, &pshufbMask[0], 16));
5618     if (!TwoInputs)
5619       return DAG.getNode(ISD::BITCAST, dl, MVT::v8i16, V1);
5620
5621     // Calculate the shuffle mask for the second input, shuffle it, and
5622     // OR it with the first shuffled input.
5623     pshufbMask.clear();
5624     for (unsigned i = 0; i != 8; ++i) {
5625       int EltIdx = MaskVals[i] * 2;
5626       if (EltIdx < 16) {
5627         pshufbMask.push_back(DAG.getConstant(0x80, MVT::i8));
5628         pshufbMask.push_back(DAG.getConstant(0x80, MVT::i8));
5629         continue;
5630       }
5631       pshufbMask.push_back(DAG.getConstant(EltIdx - 16, MVT::i8));
5632       pshufbMask.push_back(DAG.getConstant(EltIdx - 15, MVT::i8));
5633     }
5634     V2 = DAG.getNode(ISD::BITCAST, dl, MVT::v16i8, V2);
5635     V2 = DAG.getNode(X86ISD::PSHUFB, dl, MVT::v16i8, V2,
5636                      DAG.getNode(ISD::BUILD_VECTOR, dl,
5637                                  MVT::v16i8, &pshufbMask[0], 16));
5638     V1 = DAG.getNode(ISD::OR, dl, MVT::v16i8, V1, V2);
5639     return DAG.getNode(ISD::BITCAST, dl, MVT::v8i16, V1);
5640   }
5641
5642   // If BestLoQuad >= 0, generate a pshuflw to put the low elements in order,
5643   // and update MaskVals with new element order.
5644   BitVector InOrder(8);
5645   if (BestLoQuad >= 0) {
5646     SmallVector<int, 8> MaskV;
5647     for (int i = 0; i != 4; ++i) {
5648       int idx = MaskVals[i];
5649       if (idx < 0) {
5650         MaskV.push_back(-1);
5651         InOrder.set(i);
5652       } else if ((idx / 4) == BestLoQuad) {
5653         MaskV.push_back(idx & 3);
5654         InOrder.set(i);
5655       } else {
5656         MaskV.push_back(-1);
5657       }
5658     }
5659     for (unsigned i = 4; i != 8; ++i)
5660       MaskV.push_back(i);
5661     NewV = DAG.getVectorShuffle(MVT::v8i16, dl, NewV, DAG.getUNDEF(MVT::v8i16),
5662                                 &MaskV[0]);
5663
5664     if (NewV.getOpcode() == ISD::VECTOR_SHUFFLE && Subtarget->hasSSSE3())
5665       NewV = getTargetShuffleNode(X86ISD::PSHUFLW, dl, MVT::v8i16,
5666                                NewV.getOperand(0),
5667                                X86::getShufflePSHUFLWImmediate(NewV.getNode()),
5668                                DAG);
5669   }
5670
5671   // If BestHi >= 0, generate a pshufhw to put the high elements in order,
5672   // and update MaskVals with the new element order.
5673   if (BestHiQuad >= 0) {
5674     SmallVector<int, 8> MaskV;
5675     for (unsigned i = 0; i != 4; ++i)
5676       MaskV.push_back(i);
5677     for (unsigned i = 4; i != 8; ++i) {
5678       int idx = MaskVals[i];
5679       if (idx < 0) {
5680         MaskV.push_back(-1);
5681         InOrder.set(i);
5682       } else if ((idx / 4) == BestHiQuad) {
5683         MaskV.push_back((idx & 3) + 4);
5684         InOrder.set(i);
5685       } else {
5686         MaskV.push_back(-1);
5687       }
5688     }
5689     NewV = DAG.getVectorShuffle(MVT::v8i16, dl, NewV, DAG.getUNDEF(MVT::v8i16),
5690                                 &MaskV[0]);
5691
5692     if (NewV.getOpcode() == ISD::VECTOR_SHUFFLE && Subtarget->hasSSSE3())
5693       NewV = getTargetShuffleNode(X86ISD::PSHUFHW, dl, MVT::v8i16,
5694                               NewV.getOperand(0),
5695                               X86::getShufflePSHUFHWImmediate(NewV.getNode()),
5696                               DAG);
5697   }
5698
5699   // In case BestHi & BestLo were both -1, which means each quadword has a word
5700   // from each of the four input quadwords, calculate the InOrder bitvector now
5701   // before falling through to the insert/extract cleanup.
5702   if (BestLoQuad == -1 && BestHiQuad == -1) {
5703     NewV = V1;
5704     for (int i = 0; i != 8; ++i)
5705       if (MaskVals[i] < 0 || MaskVals[i] == i)
5706         InOrder.set(i);
5707   }
5708
5709   // The other elements are put in the right place using pextrw and pinsrw.
5710   for (unsigned i = 0; i != 8; ++i) {
5711     if (InOrder[i])
5712       continue;
5713     int EltIdx = MaskVals[i];
5714     if (EltIdx < 0)
5715       continue;
5716     SDValue ExtOp = (EltIdx < 8)
5717     ? DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::i16, V1,
5718                   DAG.getIntPtrConstant(EltIdx))
5719     : DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::i16, V2,
5720                   DAG.getIntPtrConstant(EltIdx - 8));
5721     NewV = DAG.getNode(ISD::INSERT_VECTOR_ELT, dl, MVT::v8i16, NewV, ExtOp,
5722                        DAG.getIntPtrConstant(i));
5723   }
5724   return NewV;
5725 }
5726
5727 // v16i8 shuffles - Prefer shuffles in the following order:
5728 // 1. [ssse3] 1 x pshufb
5729 // 2. [ssse3] 2 x pshufb + 1 x por
5730 // 3. [all]   v8i16 shuffle + N x pextrw + rotate + pinsrw
5731 static
5732 SDValue LowerVECTOR_SHUFFLEv16i8(ShuffleVectorSDNode *SVOp,
5733                                  SelectionDAG &DAG,
5734                                  const X86TargetLowering &TLI) {
5735   SDValue V1 = SVOp->getOperand(0);
5736   SDValue V2 = SVOp->getOperand(1);
5737   DebugLoc dl = SVOp->getDebugLoc();
5738   SmallVector<int, 16> MaskVals;
5739   SVOp->getMask(MaskVals);
5740
5741   // If we have SSSE3, case 1 is generated when all result bytes come from
5742   // one of  the inputs.  Otherwise, case 2 is generated.  If no SSSE3 is
5743   // present, fall back to case 3.
5744   // FIXME: kill V2Only once shuffles are canonizalized by getNode.
5745   bool V1Only = true;
5746   bool V2Only = true;
5747   for (unsigned i = 0; i < 16; ++i) {
5748     int EltIdx = MaskVals[i];
5749     if (EltIdx < 0)
5750       continue;
5751     if (EltIdx < 16)
5752       V2Only = false;
5753     else
5754       V1Only = false;
5755   }
5756
5757   // If SSSE3, use 1 pshufb instruction per vector with elements in the result.
5758   if (TLI.getSubtarget()->hasSSSE3()) {
5759     SmallVector<SDValue,16> pshufbMask;
5760
5761     // If all result elements are from one input vector, then only translate
5762     // undef mask values to 0x80 (zero out result) in the pshufb mask.
5763     //
5764     // Otherwise, we have elements from both input vectors, and must zero out
5765     // elements that come from V2 in the first mask, and V1 in the second mask
5766     // so that we can OR them together.
5767     bool TwoInputs = !(V1Only || V2Only);
5768     for (unsigned i = 0; i != 16; ++i) {
5769       int EltIdx = MaskVals[i];
5770       if (EltIdx < 0 || (TwoInputs && EltIdx >= 16)) {
5771         pshufbMask.push_back(DAG.getConstant(0x80, MVT::i8));
5772         continue;
5773       }
5774       pshufbMask.push_back(DAG.getConstant(EltIdx, MVT::i8));
5775     }
5776     // If all the elements are from V2, assign it to V1 and return after
5777     // building the first pshufb.
5778     if (V2Only)
5779       V1 = V2;
5780     V1 = DAG.getNode(X86ISD::PSHUFB, dl, MVT::v16i8, V1,
5781                      DAG.getNode(ISD::BUILD_VECTOR, dl,
5782                                  MVT::v16i8, &pshufbMask[0], 16));
5783     if (!TwoInputs)
5784       return V1;
5785
5786     // Calculate the shuffle mask for the second input, shuffle it, and
5787     // OR it with the first shuffled input.
5788     pshufbMask.clear();
5789     for (unsigned i = 0; i != 16; ++i) {
5790       int EltIdx = MaskVals[i];
5791       if (EltIdx < 16) {
5792         pshufbMask.push_back(DAG.getConstant(0x80, MVT::i8));
5793         continue;
5794       }
5795       pshufbMask.push_back(DAG.getConstant(EltIdx - 16, MVT::i8));
5796     }
5797     V2 = DAG.getNode(X86ISD::PSHUFB, dl, MVT::v16i8, V2,
5798                      DAG.getNode(ISD::BUILD_VECTOR, dl,
5799                                  MVT::v16i8, &pshufbMask[0], 16));
5800     return DAG.getNode(ISD::OR, dl, MVT::v16i8, V1, V2);
5801   }
5802
5803   // No SSSE3 - Calculate in place words and then fix all out of place words
5804   // With 0-16 extracts & inserts.  Worst case is 16 bytes out of order from
5805   // the 16 different words that comprise the two doublequadword input vectors.
5806   V1 = DAG.getNode(ISD::BITCAST, dl, MVT::v8i16, V1);
5807   V2 = DAG.getNode(ISD::BITCAST, dl, MVT::v8i16, V2);
5808   SDValue NewV = V2Only ? V2 : V1;
5809   for (int i = 0; i != 8; ++i) {
5810     int Elt0 = MaskVals[i*2];
5811     int Elt1 = MaskVals[i*2+1];
5812
5813     // This word of the result is all undef, skip it.
5814     if (Elt0 < 0 && Elt1 < 0)
5815       continue;
5816
5817     // This word of the result is already in the correct place, skip it.
5818     if (V1Only && (Elt0 == i*2) && (Elt1 == i*2+1))
5819       continue;
5820     if (V2Only && (Elt0 == i*2+16) && (Elt1 == i*2+17))
5821       continue;
5822
5823     SDValue Elt0Src = Elt0 < 16 ? V1 : V2;
5824     SDValue Elt1Src = Elt1 < 16 ? V1 : V2;
5825     SDValue InsElt;
5826
5827     // If Elt0 and Elt1 are defined, are consecutive, and can be load
5828     // using a single extract together, load it and store it.
5829     if ((Elt0 >= 0) && ((Elt0 + 1) == Elt1) && ((Elt0 & 1) == 0)) {
5830       InsElt = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::i16, Elt1Src,
5831                            DAG.getIntPtrConstant(Elt1 / 2));
5832       NewV = DAG.getNode(ISD::INSERT_VECTOR_ELT, dl, MVT::v8i16, NewV, InsElt,
5833                         DAG.getIntPtrConstant(i));
5834       continue;
5835     }
5836
5837     // If Elt1 is defined, extract it from the appropriate source.  If the
5838     // source byte is not also odd, shift the extracted word left 8 bits
5839     // otherwise clear the bottom 8 bits if we need to do an or.
5840     if (Elt1 >= 0) {
5841       InsElt = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::i16, Elt1Src,
5842                            DAG.getIntPtrConstant(Elt1 / 2));
5843       if ((Elt1 & 1) == 0)
5844         InsElt = DAG.getNode(ISD::SHL, dl, MVT::i16, InsElt,
5845                              DAG.getConstant(8,
5846                                   TLI.getShiftAmountTy(InsElt.getValueType())));
5847       else if (Elt0 >= 0)
5848         InsElt = DAG.getNode(ISD::AND, dl, MVT::i16, InsElt,
5849                              DAG.getConstant(0xFF00, MVT::i16));
5850     }
5851     // If Elt0 is defined, extract it from the appropriate source.  If the
5852     // source byte is not also even, shift the extracted word right 8 bits. If
5853     // Elt1 was also defined, OR the extracted values together before
5854     // inserting them in the result.
5855     if (Elt0 >= 0) {
5856       SDValue InsElt0 = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::i16,
5857                                     Elt0Src, DAG.getIntPtrConstant(Elt0 / 2));
5858       if ((Elt0 & 1) != 0)
5859         InsElt0 = DAG.getNode(ISD::SRL, dl, MVT::i16, InsElt0,
5860                               DAG.getConstant(8,
5861                                  TLI.getShiftAmountTy(InsElt0.getValueType())));
5862       else if (Elt1 >= 0)
5863         InsElt0 = DAG.getNode(ISD::AND, dl, MVT::i16, InsElt0,
5864                              DAG.getConstant(0x00FF, MVT::i16));
5865       InsElt = Elt1 >= 0 ? DAG.getNode(ISD::OR, dl, MVT::i16, InsElt, InsElt0)
5866                          : InsElt0;
5867     }
5868     NewV = DAG.getNode(ISD::INSERT_VECTOR_ELT, dl, MVT::v8i16, NewV, InsElt,
5869                        DAG.getIntPtrConstant(i));
5870   }
5871   return DAG.getNode(ISD::BITCAST, dl, MVT::v16i8, NewV);
5872 }
5873
5874 /// RewriteAsNarrowerShuffle - Try rewriting v8i16 and v16i8 shuffles as 4 wide
5875 /// ones, or rewriting v4i32 / v4f32 as 2 wide ones if possible. This can be
5876 /// done when every pair / quad of shuffle mask elements point to elements in
5877 /// the right sequence. e.g.
5878 /// vector_shuffle X, Y, <2, 3, | 10, 11, | 0, 1, | 14, 15>
5879 static
5880 SDValue RewriteAsNarrowerShuffle(ShuffleVectorSDNode *SVOp,
5881                                  SelectionDAG &DAG, DebugLoc dl) {
5882   EVT VT = SVOp->getValueType(0);
5883   SDValue V1 = SVOp->getOperand(0);
5884   SDValue V2 = SVOp->getOperand(1);
5885   unsigned NumElems = VT.getVectorNumElements();
5886   unsigned NewWidth = (NumElems == 4) ? 2 : 4;
5887   EVT NewVT;
5888   switch (VT.getSimpleVT().SimpleTy) {
5889   default: assert(false && "Unexpected!");
5890   case MVT::v4f32: NewVT = MVT::v2f64; break;
5891   case MVT::v4i32: NewVT = MVT::v2i64; break;
5892   case MVT::v8i16: NewVT = MVT::v4i32; break;
5893   case MVT::v16i8: NewVT = MVT::v4i32; break;
5894   }
5895
5896   int Scale = NumElems / NewWidth;
5897   SmallVector<int, 8> MaskVec;
5898   for (unsigned i = 0; i < NumElems; i += Scale) {
5899     int StartIdx = -1;
5900     for (int j = 0; j < Scale; ++j) {
5901       int EltIdx = SVOp->getMaskElt(i+j);
5902       if (EltIdx < 0)
5903         continue;
5904       if (StartIdx == -1)
5905         StartIdx = EltIdx - (EltIdx % Scale);
5906       if (EltIdx != StartIdx + j)
5907         return SDValue();
5908     }
5909     if (StartIdx == -1)
5910       MaskVec.push_back(-1);
5911     else
5912       MaskVec.push_back(StartIdx / Scale);
5913   }
5914
5915   V1 = DAG.getNode(ISD::BITCAST, dl, NewVT, V1);
5916   V2 = DAG.getNode(ISD::BITCAST, dl, NewVT, V2);
5917   return DAG.getVectorShuffle(NewVT, dl, V1, V2, &MaskVec[0]);
5918 }
5919
5920 /// getVZextMovL - Return a zero-extending vector move low node.
5921 ///
5922 static SDValue getVZextMovL(EVT VT, EVT OpVT,
5923                             SDValue SrcOp, SelectionDAG &DAG,
5924                             const X86Subtarget *Subtarget, DebugLoc dl) {
5925   if (VT == MVT::v2f64 || VT == MVT::v4f32) {
5926     LoadSDNode *LD = NULL;
5927     if (!isScalarLoadToVector(SrcOp.getNode(), &LD))
5928       LD = dyn_cast<LoadSDNode>(SrcOp);
5929     if (!LD) {
5930       // movssrr and movsdrr do not clear top bits. Try to use movd, movq
5931       // instead.
5932       MVT ExtVT = (OpVT == MVT::v2f64) ? MVT::i64 : MVT::i32;
5933       if ((ExtVT != MVT::i64 || Subtarget->is64Bit()) &&
5934           SrcOp.getOpcode() == ISD::SCALAR_TO_VECTOR &&
5935           SrcOp.getOperand(0).getOpcode() == ISD::BITCAST &&
5936           SrcOp.getOperand(0).getOperand(0).getValueType() == ExtVT) {
5937         // PR2108
5938         OpVT = (OpVT == MVT::v2f64) ? MVT::v2i64 : MVT::v4i32;
5939         return DAG.getNode(ISD::BITCAST, dl, VT,
5940                            DAG.getNode(X86ISD::VZEXT_MOVL, dl, OpVT,
5941                                        DAG.getNode(ISD::SCALAR_TO_VECTOR, dl,
5942                                                    OpVT,
5943                                                    SrcOp.getOperand(0)
5944                                                           .getOperand(0))));
5945       }
5946     }
5947   }
5948
5949   return DAG.getNode(ISD::BITCAST, dl, VT,
5950                      DAG.getNode(X86ISD::VZEXT_MOVL, dl, OpVT,
5951                                  DAG.getNode(ISD::BITCAST, dl,
5952                                              OpVT, SrcOp)));
5953 }
5954
5955 /// areShuffleHalvesWithinDisjointLanes - Check whether each half of a vector
5956 /// shuffle node referes to only one lane in the sources.
5957 static bool areShuffleHalvesWithinDisjointLanes(ShuffleVectorSDNode *SVOp) {
5958   EVT VT = SVOp->getValueType(0);
5959   int NumElems = VT.getVectorNumElements();
5960   int HalfSize = NumElems/2;
5961   SmallVector<int, 16> M;
5962   SVOp->getMask(M);
5963   bool MatchA = false, MatchB = false;
5964
5965   for (int l = 0; l < NumElems*2; l += HalfSize) {
5966     if (isUndefOrInRange(M, 0, HalfSize, l, l+HalfSize)) {
5967       MatchA = true;
5968       break;
5969     }
5970   }
5971
5972   for (int l = 0; l < NumElems*2; l += HalfSize) {
5973     if (isUndefOrInRange(M, HalfSize, HalfSize, l, l+HalfSize)) {
5974       MatchB = true;
5975       break;
5976     }
5977   }
5978
5979   return MatchA && MatchB;
5980 }
5981
5982 /// LowerVECTOR_SHUFFLE_256 - Handle all 256-bit wide vectors shuffles
5983 /// which could not be matched by any known target speficic shuffle
5984 static SDValue
5985 LowerVECTOR_SHUFFLE_256(ShuffleVectorSDNode *SVOp, SelectionDAG &DAG) {
5986   if (areShuffleHalvesWithinDisjointLanes(SVOp)) {
5987     // If each half of a vector shuffle node referes to only one lane in the
5988     // source vectors, extract each used 128-bit lane and shuffle them using
5989     // 128-bit shuffles. Then, concatenate the results. Otherwise leave
5990     // the work to the legalizer.
5991     DebugLoc dl = SVOp->getDebugLoc();
5992     EVT VT = SVOp->getValueType(0);
5993     int NumElems = VT.getVectorNumElements();
5994     int HalfSize = NumElems/2;
5995
5996     // Extract the reference for each half
5997     int FstVecExtractIdx = 0, SndVecExtractIdx = 0;
5998     int FstVecOpNum = 0, SndVecOpNum = 0;
5999     for (int i = 0; i < HalfSize; ++i) {
6000       int Elt = SVOp->getMaskElt(i);
6001       if (SVOp->getMaskElt(i) < 0)
6002         continue;
6003       FstVecOpNum = Elt/NumElems;
6004       FstVecExtractIdx = Elt % NumElems < HalfSize ? 0 : HalfSize;
6005       break;
6006     }
6007     for (int i = HalfSize; i < NumElems; ++i) {
6008       int Elt = SVOp->getMaskElt(i);
6009       if (SVOp->getMaskElt(i) < 0)
6010         continue;
6011       SndVecOpNum = Elt/NumElems;
6012       SndVecExtractIdx = Elt % NumElems < HalfSize ? 0 : HalfSize;
6013       break;
6014     }
6015
6016     // Extract the subvectors
6017     SDValue V1 = Extract128BitVector(SVOp->getOperand(FstVecOpNum),
6018                       DAG.getConstant(FstVecExtractIdx, MVT::i32), DAG, dl);
6019     SDValue V2 = Extract128BitVector(SVOp->getOperand(SndVecOpNum),
6020                       DAG.getConstant(SndVecExtractIdx, MVT::i32), DAG, dl);
6021
6022     // Generate 128-bit shuffles
6023     SmallVector<int, 16> MaskV1, MaskV2;
6024     for (int i = 0; i < HalfSize; ++i) {
6025       int Elt = SVOp->getMaskElt(i);
6026       MaskV1.push_back(Elt < 0 ? Elt : Elt % HalfSize);
6027     }
6028     for (int i = HalfSize; i < NumElems; ++i) {
6029       int Elt = SVOp->getMaskElt(i);
6030       MaskV2.push_back(Elt < 0 ? Elt : Elt % HalfSize);
6031     }
6032
6033     EVT NVT = V1.getValueType();
6034     V1 = DAG.getVectorShuffle(NVT, dl, V1, DAG.getUNDEF(NVT), &MaskV1[0]);
6035     V2 = DAG.getVectorShuffle(NVT, dl, V2, DAG.getUNDEF(NVT), &MaskV2[0]);
6036
6037     // Concatenate the result back
6038     SDValue V = Insert128BitVector(DAG.getNode(ISD::UNDEF, dl, VT), V1,
6039                                    DAG.getConstant(0, MVT::i32), DAG, dl);
6040     return Insert128BitVector(V, V2, DAG.getConstant(NumElems/2, MVT::i32),
6041                               DAG, dl);
6042   }
6043
6044   return SDValue();
6045 }
6046
6047 /// LowerVECTOR_SHUFFLE_128v4 - Handle all 128-bit wide vectors with
6048 /// 4 elements, and match them with several different shuffle types.
6049 static SDValue
6050 LowerVECTOR_SHUFFLE_128v4(ShuffleVectorSDNode *SVOp, SelectionDAG &DAG) {
6051   SDValue V1 = SVOp->getOperand(0);
6052   SDValue V2 = SVOp->getOperand(1);
6053   DebugLoc dl = SVOp->getDebugLoc();
6054   EVT VT = SVOp->getValueType(0);
6055
6056   assert(VT.getSizeInBits() == 128 && "Unsupported vector size");
6057
6058   SmallVector<std::pair<int, int>, 8> Locs;
6059   Locs.resize(4);
6060   SmallVector<int, 8> Mask1(4U, -1);
6061   SmallVector<int, 8> PermMask;
6062   SVOp->getMask(PermMask);
6063
6064   unsigned NumHi = 0;
6065   unsigned NumLo = 0;
6066   for (unsigned i = 0; i != 4; ++i) {
6067     int Idx = PermMask[i];
6068     if (Idx < 0) {
6069       Locs[i] = std::make_pair(-1, -1);
6070     } else {
6071       assert(Idx < 8 && "Invalid VECTOR_SHUFFLE index!");
6072       if (Idx < 4) {
6073         Locs[i] = std::make_pair(0, NumLo);
6074         Mask1[NumLo] = Idx;
6075         NumLo++;
6076       } else {
6077         Locs[i] = std::make_pair(1, NumHi);
6078         if (2+NumHi < 4)
6079           Mask1[2+NumHi] = Idx;
6080         NumHi++;
6081       }
6082     }
6083   }
6084
6085   if (NumLo <= 2 && NumHi <= 2) {
6086     // If no more than two elements come from either vector. This can be
6087     // implemented with two shuffles. First shuffle gather the elements.
6088     // The second shuffle, which takes the first shuffle as both of its
6089     // vector operands, put the elements into the right order.
6090     V1 = DAG.getVectorShuffle(VT, dl, V1, V2, &Mask1[0]);
6091
6092     SmallVector<int, 8> Mask2(4U, -1);
6093
6094     for (unsigned i = 0; i != 4; ++i) {
6095       if (Locs[i].first == -1)
6096         continue;
6097       else {
6098         unsigned Idx = (i < 2) ? 0 : 4;
6099         Idx += Locs[i].first * 2 + Locs[i].second;
6100         Mask2[i] = Idx;
6101       }
6102     }
6103
6104     return DAG.getVectorShuffle(VT, dl, V1, V1, &Mask2[0]);
6105   } else if (NumLo == 3 || NumHi == 3) {
6106     // Otherwise, we must have three elements from one vector, call it X, and
6107     // one element from the other, call it Y.  First, use a shufps to build an
6108     // intermediate vector with the one element from Y and the element from X
6109     // that will be in the same half in the final destination (the indexes don't
6110     // matter). Then, use a shufps to build the final vector, taking the half
6111     // containing the element from Y from the intermediate, and the other half
6112     // from X.
6113     if (NumHi == 3) {
6114       // Normalize it so the 3 elements come from V1.
6115       CommuteVectorShuffleMask(PermMask, 4);
6116       std::swap(V1, V2);
6117     }
6118
6119     // Find the element from V2.
6120     unsigned HiIndex;
6121     for (HiIndex = 0; HiIndex < 3; ++HiIndex) {
6122       int Val = PermMask[HiIndex];
6123       if (Val < 0)
6124         continue;
6125       if (Val >= 4)
6126         break;
6127     }
6128
6129     Mask1[0] = PermMask[HiIndex];
6130     Mask1[1] = -1;
6131     Mask1[2] = PermMask[HiIndex^1];
6132     Mask1[3] = -1;
6133     V2 = DAG.getVectorShuffle(VT, dl, V1, V2, &Mask1[0]);
6134
6135     if (HiIndex >= 2) {
6136       Mask1[0] = PermMask[0];
6137       Mask1[1] = PermMask[1];
6138       Mask1[2] = HiIndex & 1 ? 6 : 4;
6139       Mask1[3] = HiIndex & 1 ? 4 : 6;
6140       return DAG.getVectorShuffle(VT, dl, V1, V2, &Mask1[0]);
6141     } else {
6142       Mask1[0] = HiIndex & 1 ? 2 : 0;
6143       Mask1[1] = HiIndex & 1 ? 0 : 2;
6144       Mask1[2] = PermMask[2];
6145       Mask1[3] = PermMask[3];
6146       if (Mask1[2] >= 0)
6147         Mask1[2] += 4;
6148       if (Mask1[3] >= 0)
6149         Mask1[3] += 4;
6150       return DAG.getVectorShuffle(VT, dl, V2, V1, &Mask1[0]);
6151     }
6152   }
6153
6154   // Break it into (shuffle shuffle_hi, shuffle_lo).
6155   Locs.clear();
6156   Locs.resize(4);
6157   SmallVector<int,8> LoMask(4U, -1);
6158   SmallVector<int,8> HiMask(4U, -1);
6159
6160   SmallVector<int,8> *MaskPtr = &LoMask;
6161   unsigned MaskIdx = 0;
6162   unsigned LoIdx = 0;
6163   unsigned HiIdx = 2;
6164   for (unsigned i = 0; i != 4; ++i) {
6165     if (i == 2) {
6166       MaskPtr = &HiMask;
6167       MaskIdx = 1;
6168       LoIdx = 0;
6169       HiIdx = 2;
6170     }
6171     int Idx = PermMask[i];
6172     if (Idx < 0) {
6173       Locs[i] = std::make_pair(-1, -1);
6174     } else if (Idx < 4) {
6175       Locs[i] = std::make_pair(MaskIdx, LoIdx);
6176       (*MaskPtr)[LoIdx] = Idx;
6177       LoIdx++;
6178     } else {
6179       Locs[i] = std::make_pair(MaskIdx, HiIdx);
6180       (*MaskPtr)[HiIdx] = Idx;
6181       HiIdx++;
6182     }
6183   }
6184
6185   SDValue LoShuffle = DAG.getVectorShuffle(VT, dl, V1, V2, &LoMask[0]);
6186   SDValue HiShuffle = DAG.getVectorShuffle(VT, dl, V1, V2, &HiMask[0]);
6187   SmallVector<int, 8> MaskOps;
6188   for (unsigned i = 0; i != 4; ++i) {
6189     if (Locs[i].first == -1) {
6190       MaskOps.push_back(-1);
6191     } else {
6192       unsigned Idx = Locs[i].first * 4 + Locs[i].second;
6193       MaskOps.push_back(Idx);
6194     }
6195   }
6196   return DAG.getVectorShuffle(VT, dl, LoShuffle, HiShuffle, &MaskOps[0]);
6197 }
6198
6199 static bool MayFoldVectorLoad(SDValue V) {
6200   if (V.hasOneUse() && V.getOpcode() == ISD::BITCAST)
6201     V = V.getOperand(0);
6202   if (V.hasOneUse() && V.getOpcode() == ISD::SCALAR_TO_VECTOR)
6203     V = V.getOperand(0);
6204   if (V.hasOneUse() && V.getOpcode() == ISD::BUILD_VECTOR &&
6205       V.getNumOperands() == 2 && V.getOperand(1).getOpcode() == ISD::UNDEF)
6206     // BUILD_VECTOR (load), undef
6207     V = V.getOperand(0);
6208   if (MayFoldLoad(V))
6209     return true;
6210   return false;
6211 }
6212
6213 // FIXME: the version above should always be used. Since there's
6214 // a bug where several vector shuffles can't be folded because the
6215 // DAG is not updated during lowering and a node claims to have two
6216 // uses while it only has one, use this version, and let isel match
6217 // another instruction if the load really happens to have more than
6218 // one use. Remove this version after this bug get fixed.
6219 // rdar://8434668, PR8156
6220 static bool RelaxedMayFoldVectorLoad(SDValue V) {
6221   if (V.hasOneUse() && V.getOpcode() == ISD::BITCAST)
6222     V = V.getOperand(0);
6223   if (V.hasOneUse() && V.getOpcode() == ISD::SCALAR_TO_VECTOR)
6224     V = V.getOperand(0);
6225   if (ISD::isNormalLoad(V.getNode()))
6226     return true;
6227   return false;
6228 }
6229
6230 /// CanFoldShuffleIntoVExtract - Check if the current shuffle is used by
6231 /// a vector extract, and if both can be later optimized into a single load.
6232 /// This is done in visitEXTRACT_VECTOR_ELT and the conditions are checked
6233 /// here because otherwise a target specific shuffle node is going to be
6234 /// emitted for this shuffle, and the optimization not done.
6235 /// FIXME: This is probably not the best approach, but fix the problem
6236 /// until the right path is decided.
6237 static
6238 bool CanXFormVExtractWithShuffleIntoLoad(SDValue V, SelectionDAG &DAG,
6239                                          const TargetLowering &TLI) {
6240   EVT VT = V.getValueType();
6241   ShuffleVectorSDNode *SVOp = dyn_cast<ShuffleVectorSDNode>(V);
6242
6243   // Be sure that the vector shuffle is present in a pattern like this:
6244   // (vextract (v4f32 shuffle (load $addr), <1,u,u,u>), c) -> (f32 load $addr)
6245   if (!V.hasOneUse())
6246     return false;
6247
6248   SDNode *N = *V.getNode()->use_begin();
6249   if (N->getOpcode() != ISD::EXTRACT_VECTOR_ELT)
6250     return false;
6251
6252   SDValue EltNo = N->getOperand(1);
6253   if (!isa<ConstantSDNode>(EltNo))
6254     return false;
6255
6256   // If the bit convert changed the number of elements, it is unsafe
6257   // to examine the mask.
6258   bool HasShuffleIntoBitcast = false;
6259   if (V.getOpcode() == ISD::BITCAST) {
6260     EVT SrcVT = V.getOperand(0).getValueType();
6261     if (SrcVT.getVectorNumElements() != VT.getVectorNumElements())
6262       return false;
6263     V = V.getOperand(0);
6264     HasShuffleIntoBitcast = true;
6265   }
6266
6267   // Select the input vector, guarding against out of range extract vector.
6268   unsigned NumElems = VT.getVectorNumElements();
6269   unsigned Elt = cast<ConstantSDNode>(EltNo)->getZExtValue();
6270   int Idx = (Elt > NumElems) ? -1 : SVOp->getMaskElt(Elt);
6271   V = (Idx < (int)NumElems) ? V.getOperand(0) : V.getOperand(1);
6272
6273   // Skip one more bit_convert if necessary
6274   if (V.getOpcode() == ISD::BITCAST)
6275     V = V.getOperand(0);
6276
6277   if (!ISD::isNormalLoad(V.getNode()))
6278     return false;
6279
6280   // Is the original load suitable?
6281   LoadSDNode *LN0 = cast<LoadSDNode>(V);
6282
6283   if (!LN0 || !LN0->hasNUsesOfValue(1,0) || LN0->isVolatile())
6284     return false;
6285
6286   if (!HasShuffleIntoBitcast)
6287     return true;
6288
6289   // If there's a bitcast before the shuffle, check if the load type and
6290   // alignment is valid.
6291   unsigned Align = LN0->getAlignment();
6292   unsigned NewAlign =
6293     TLI.getTargetData()->getABITypeAlignment(
6294                                   VT.getTypeForEVT(*DAG.getContext()));
6295
6296   if (NewAlign > Align || !TLI.isOperationLegalOrCustom(ISD::LOAD, VT))
6297     return false;
6298
6299   return true;
6300 }
6301
6302 static
6303 SDValue getMOVDDup(SDValue &Op, DebugLoc &dl, SDValue V1, SelectionDAG &DAG) {
6304   EVT VT = Op.getValueType();
6305
6306   // Canonizalize to v2f64.
6307   V1 = DAG.getNode(ISD::BITCAST, dl, MVT::v2f64, V1);
6308   return DAG.getNode(ISD::BITCAST, dl, VT,
6309                      getTargetShuffleNode(X86ISD::MOVDDUP, dl, MVT::v2f64,
6310                                           V1, DAG));
6311 }
6312
6313 static
6314 SDValue getMOVLowToHigh(SDValue &Op, DebugLoc &dl, SelectionDAG &DAG,
6315                         bool HasSSE2) {
6316   SDValue V1 = Op.getOperand(0);
6317   SDValue V2 = Op.getOperand(1);
6318   EVT VT = Op.getValueType();
6319
6320   assert(VT != MVT::v2i64 && "unsupported shuffle type");
6321
6322   if (HasSSE2 && VT == MVT::v2f64)
6323     return getTargetShuffleNode(X86ISD::MOVLHPD, dl, VT, V1, V2, DAG);
6324
6325   // v4f32 or v4i32: canonizalized to v4f32 (which is legal for SSE1)
6326   return DAG.getNode(ISD::BITCAST, dl, VT,
6327                      getTargetShuffleNode(X86ISD::MOVLHPS, dl, MVT::v4f32,
6328                            DAG.getNode(ISD::BITCAST, dl, MVT::v4f32, V1),
6329                            DAG.getNode(ISD::BITCAST, dl, MVT::v4f32, V2), DAG));
6330 }
6331
6332 static
6333 SDValue getMOVHighToLow(SDValue &Op, DebugLoc &dl, SelectionDAG &DAG) {
6334   SDValue V1 = Op.getOperand(0);
6335   SDValue V2 = Op.getOperand(1);
6336   EVT VT = Op.getValueType();
6337
6338   assert((VT == MVT::v4i32 || VT == MVT::v4f32) &&
6339          "unsupported shuffle type");
6340
6341   if (V2.getOpcode() == ISD::UNDEF)
6342     V2 = V1;
6343
6344   // v4i32 or v4f32
6345   return getTargetShuffleNode(X86ISD::MOVHLPS, dl, VT, V1, V2, DAG);
6346 }
6347
6348 static
6349 SDValue getMOVLP(SDValue &Op, DebugLoc &dl, SelectionDAG &DAG, bool HasSSE2) {
6350   SDValue V1 = Op.getOperand(0);
6351   SDValue V2 = Op.getOperand(1);
6352   EVT VT = Op.getValueType();
6353   unsigned NumElems = VT.getVectorNumElements();
6354
6355   // Use MOVLPS and MOVLPD in case V1 or V2 are loads. During isel, the second
6356   // operand of these instructions is only memory, so check if there's a
6357   // potencial load folding here, otherwise use SHUFPS or MOVSD to match the
6358   // same masks.
6359   bool CanFoldLoad = false;
6360
6361   // Trivial case, when V2 comes from a load.
6362   if (MayFoldVectorLoad(V2))
6363     CanFoldLoad = true;
6364
6365   // When V1 is a load, it can be folded later into a store in isel, example:
6366   //  (store (v4f32 (X86Movlps (load addr:$src1), VR128:$src2)), addr:$src1)
6367   //    turns into:
6368   //  (MOVLPSmr addr:$src1, VR128:$src2)
6369   // So, recognize this potential and also use MOVLPS or MOVLPD
6370   else if (MayFoldVectorLoad(V1) && MayFoldIntoStore(Op))
6371     CanFoldLoad = true;
6372
6373   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(Op);
6374   if (CanFoldLoad) {
6375     if (HasSSE2 && NumElems == 2)
6376       return getTargetShuffleNode(X86ISD::MOVLPD, dl, VT, V1, V2, DAG);
6377
6378     if (NumElems == 4)
6379       // If we don't care about the second element, procede to use movss.
6380       if (SVOp->getMaskElt(1) != -1)
6381         return getTargetShuffleNode(X86ISD::MOVLPS, dl, VT, V1, V2, DAG);
6382   }
6383
6384   // movl and movlp will both match v2i64, but v2i64 is never matched by
6385   // movl earlier because we make it strict to avoid messing with the movlp load
6386   // folding logic (see the code above getMOVLP call). Match it here then,
6387   // this is horrible, but will stay like this until we move all shuffle
6388   // matching to x86 specific nodes. Note that for the 1st condition all
6389   // types are matched with movsd.
6390   if (HasSSE2) {
6391     // FIXME: isMOVLMask should be checked and matched before getMOVLP,
6392     // as to remove this logic from here, as much as possible
6393     if (NumElems == 2 || !X86::isMOVLMask(SVOp))
6394       return getTargetShuffleNode(X86ISD::MOVSD, dl, VT, V1, V2, DAG);
6395     return getTargetShuffleNode(X86ISD::MOVSS, dl, VT, V1, V2, DAG);
6396   }
6397
6398   assert(VT != MVT::v4i32 && "unsupported shuffle type");
6399
6400   // Invert the operand order and use SHUFPS to match it.
6401   return getTargetShuffleNode(X86ISD::SHUFP, dl, VT, V2, V1,
6402                               X86::getShuffleSHUFImmediate(SVOp), DAG);
6403 }
6404
6405 static
6406 SDValue NormalizeVectorShuffle(SDValue Op, SelectionDAG &DAG,
6407                                const TargetLowering &TLI,
6408                                const X86Subtarget *Subtarget) {
6409   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(Op);
6410   EVT VT = Op.getValueType();
6411   DebugLoc dl = Op.getDebugLoc();
6412   SDValue V1 = Op.getOperand(0);
6413   SDValue V2 = Op.getOperand(1);
6414
6415   if (isZeroShuffle(SVOp))
6416     return getZeroVector(VT, Subtarget->hasSSE2(), Subtarget->hasAVX2(),
6417                          DAG, dl);
6418
6419   // Handle splat operations
6420   if (SVOp->isSplat()) {
6421     unsigned NumElem = VT.getVectorNumElements();
6422     int Size = VT.getSizeInBits();
6423     // Special case, this is the only place now where it's allowed to return
6424     // a vector_shuffle operation without using a target specific node, because
6425     // *hopefully* it will be optimized away by the dag combiner. FIXME: should
6426     // this be moved to DAGCombine instead?
6427     if (NumElem <= 4 && CanXFormVExtractWithShuffleIntoLoad(Op, DAG, TLI))
6428       return Op;
6429
6430     // Use vbroadcast whenever the splat comes from a foldable load
6431     SDValue LD = isVectorBroadcast(Op, Subtarget);
6432     if (LD.getNode())
6433       return DAG.getNode(X86ISD::VBROADCAST, dl, VT, LD);
6434
6435     // Handle splats by matching through known shuffle masks
6436     if ((Size == 128 && NumElem <= 4) ||
6437         (Size == 256 && NumElem < 8))
6438       return SDValue();
6439
6440     // All remaning splats are promoted to target supported vector shuffles.
6441     return PromoteSplat(SVOp, DAG);
6442   }
6443
6444   // If the shuffle can be profitably rewritten as a narrower shuffle, then
6445   // do it!
6446   if (VT == MVT::v8i16 || VT == MVT::v16i8) {
6447     SDValue NewOp = RewriteAsNarrowerShuffle(SVOp, DAG, dl);
6448     if (NewOp.getNode())
6449       return DAG.getNode(ISD::BITCAST, dl, VT, NewOp);
6450   } else if ((VT == MVT::v4i32 ||
6451              (VT == MVT::v4f32 && Subtarget->hasSSE2()))) {
6452     // FIXME: Figure out a cleaner way to do this.
6453     // Try to make use of movq to zero out the top part.
6454     if (ISD::isBuildVectorAllZeros(V2.getNode())) {
6455       SDValue NewOp = RewriteAsNarrowerShuffle(SVOp, DAG, dl);
6456       if (NewOp.getNode()) {
6457         if (isCommutedMOVL(cast<ShuffleVectorSDNode>(NewOp), true, false))
6458           return getVZextMovL(VT, NewOp.getValueType(), NewOp.getOperand(0),
6459                               DAG, Subtarget, dl);
6460       }
6461     } else if (ISD::isBuildVectorAllZeros(V1.getNode())) {
6462       SDValue NewOp = RewriteAsNarrowerShuffle(SVOp, DAG, dl);
6463       if (NewOp.getNode() && X86::isMOVLMask(cast<ShuffleVectorSDNode>(NewOp)))
6464         return getVZextMovL(VT, NewOp.getValueType(), NewOp.getOperand(1),
6465                             DAG, Subtarget, dl);
6466     }
6467   }
6468   return SDValue();
6469 }
6470
6471 SDValue
6472 X86TargetLowering::LowerVECTOR_SHUFFLE(SDValue Op, SelectionDAG &DAG) const {
6473   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(Op);
6474   SDValue V1 = Op.getOperand(0);
6475   SDValue V2 = Op.getOperand(1);
6476   EVT VT = Op.getValueType();
6477   DebugLoc dl = Op.getDebugLoc();
6478   unsigned NumElems = VT.getVectorNumElements();
6479   bool V1IsUndef = V1.getOpcode() == ISD::UNDEF;
6480   bool V2IsUndef = V2.getOpcode() == ISD::UNDEF;
6481   bool V1IsSplat = false;
6482   bool V2IsSplat = false;
6483   bool HasSSE2 = Subtarget->hasSSE2();
6484   bool HasAVX    = Subtarget->hasAVX();
6485   bool HasAVX2   = Subtarget->hasAVX2();
6486   MachineFunction &MF = DAG.getMachineFunction();
6487   bool OptForSize = MF.getFunction()->hasFnAttr(Attribute::OptimizeForSize);
6488
6489   assert(VT.getSizeInBits() != 64 && "Can't lower MMX shuffles");
6490
6491   if (V1IsUndef && V2IsUndef)
6492     return DAG.getUNDEF(VT);
6493
6494   assert(!V1IsUndef && "Op 1 of shuffle should not be undef");
6495
6496   // Vector shuffle lowering takes 3 steps:
6497   //
6498   // 1) Normalize the input vectors. Here splats, zeroed vectors, profitable
6499   //    narrowing and commutation of operands should be handled.
6500   // 2) Matching of shuffles with known shuffle masks to x86 target specific
6501   //    shuffle nodes.
6502   // 3) Rewriting of unmatched masks into new generic shuffle operations,
6503   //    so the shuffle can be broken into other shuffles and the legalizer can
6504   //    try the lowering again.
6505   //
6506   // The general idea is that no vector_shuffle operation should be left to
6507   // be matched during isel, all of them must be converted to a target specific
6508   // node here.
6509
6510   // Normalize the input vectors. Here splats, zeroed vectors, profitable
6511   // narrowing and commutation of operands should be handled. The actual code
6512   // doesn't include all of those, work in progress...
6513   SDValue NewOp = NormalizeVectorShuffle(Op, DAG, *this, Subtarget);
6514   if (NewOp.getNode())
6515     return NewOp;
6516
6517   // NOTE: isPSHUFDMask can also match both masks below (unpckl_undef and
6518   // unpckh_undef). Only use pshufd if speed is more important than size.
6519   if (OptForSize && X86::isUNPCKL_v_undef_Mask(SVOp, HasAVX2))
6520     return getTargetShuffleNode(X86ISD::UNPCKL, dl, VT, V1, V1, DAG);
6521   if (OptForSize && X86::isUNPCKH_v_undef_Mask(SVOp, HasAVX2))
6522     return getTargetShuffleNode(X86ISD::UNPCKH, dl, VT, V1, V1, DAG);
6523
6524   if (X86::isMOVDDUPMask(SVOp) && Subtarget->hasSSE3() &&
6525       V2IsUndef && RelaxedMayFoldVectorLoad(V1))
6526     return getMOVDDup(Op, dl, V1, DAG);
6527
6528   if (X86::isMOVHLPS_v_undef_Mask(SVOp))
6529     return getMOVHighToLow(Op, dl, DAG);
6530
6531   // Use to match splats
6532   if (HasSSE2 && X86::isUNPCKHMask(SVOp, HasAVX2) && V2IsUndef &&
6533       (VT == MVT::v2f64 || VT == MVT::v2i64))
6534     return getTargetShuffleNode(X86ISD::UNPCKH, dl, VT, V1, V1, DAG);
6535
6536   if (X86::isPSHUFDMask(SVOp)) {
6537     // The actual implementation will match the mask in the if above and then
6538     // during isel it can match several different instructions, not only pshufd
6539     // as its name says, sad but true, emulate the behavior for now...
6540     if (X86::isMOVDDUPMask(SVOp) && ((VT == MVT::v4f32 || VT == MVT::v2i64)))
6541         return getTargetShuffleNode(X86ISD::MOVLHPS, dl, VT, V1, V1, DAG);
6542
6543     unsigned TargetMask = X86::getShuffleSHUFImmediate(SVOp);
6544
6545     if (HasSSE2 && (VT == MVT::v4f32 || VT == MVT::v4i32))
6546       return getTargetShuffleNode(X86ISD::PSHUFD, dl, VT, V1, TargetMask, DAG);
6547
6548     return getTargetShuffleNode(X86ISD::SHUFP, dl, VT, V1, V1,
6549                                 TargetMask, DAG);
6550   }
6551
6552   // Check if this can be converted into a logical shift.
6553   bool isLeft = false;
6554   unsigned ShAmt = 0;
6555   SDValue ShVal;
6556   bool isShift = HasSSE2 && isVectorShift(SVOp, DAG, isLeft, ShVal, ShAmt);
6557   if (isShift && ShVal.hasOneUse()) {
6558     // If the shifted value has multiple uses, it may be cheaper to use
6559     // v_set0 + movlhps or movhlps, etc.
6560     EVT EltVT = VT.getVectorElementType();
6561     ShAmt *= EltVT.getSizeInBits();
6562     return getVShift(isLeft, VT, ShVal, ShAmt, DAG, *this, dl);
6563   }
6564
6565   if (X86::isMOVLMask(SVOp)) {
6566     if (ISD::isBuildVectorAllZeros(V1.getNode()))
6567       return getVZextMovL(VT, VT, V2, DAG, Subtarget, dl);
6568     if (!X86::isMOVLPMask(SVOp)) {
6569       if (HasSSE2 && (VT == MVT::v2i64 || VT == MVT::v2f64))
6570         return getTargetShuffleNode(X86ISD::MOVSD, dl, VT, V1, V2, DAG);
6571
6572       if (VT == MVT::v4i32 || VT == MVT::v4f32)
6573         return getTargetShuffleNode(X86ISD::MOVSS, dl, VT, V1, V2, DAG);
6574     }
6575   }
6576
6577   // FIXME: fold these into legal mask.
6578   if (X86::isMOVLHPSMask(SVOp) && !X86::isUNPCKLMask(SVOp, HasAVX2))
6579     return getMOVLowToHigh(Op, dl, DAG, HasSSE2);
6580
6581   if (X86::isMOVHLPSMask(SVOp))
6582     return getMOVHighToLow(Op, dl, DAG);
6583
6584   if (X86::isMOVSHDUPMask(SVOp, Subtarget))
6585     return getTargetShuffleNode(X86ISD::MOVSHDUP, dl, VT, V1, DAG);
6586
6587   if (X86::isMOVSLDUPMask(SVOp, Subtarget))
6588     return getTargetShuffleNode(X86ISD::MOVSLDUP, dl, VT, V1, DAG);
6589
6590   if (X86::isMOVLPMask(SVOp))
6591     return getMOVLP(Op, dl, DAG, HasSSE2);
6592
6593   if (ShouldXformToMOVHLPS(SVOp) ||
6594       ShouldXformToMOVLP(V1.getNode(), V2.getNode(), SVOp))
6595     return CommuteVectorShuffle(SVOp, DAG);
6596
6597   if (isShift) {
6598     // No better options. Use a vshl / vsrl.
6599     EVT EltVT = VT.getVectorElementType();
6600     ShAmt *= EltVT.getSizeInBits();
6601     return getVShift(isLeft, VT, ShVal, ShAmt, DAG, *this, dl);
6602   }
6603
6604   bool Commuted = false;
6605   // FIXME: This should also accept a bitcast of a splat?  Be careful, not
6606   // 1,1,1,1 -> v8i16 though.
6607   V1IsSplat = isSplatVector(V1.getNode());
6608   V2IsSplat = isSplatVector(V2.getNode());
6609
6610   // Canonicalize the splat or undef, if present, to be on the RHS.
6611   if (V1IsSplat && !V2IsSplat) {
6612     Op = CommuteVectorShuffle(SVOp, DAG);
6613     SVOp = cast<ShuffleVectorSDNode>(Op);
6614     V1 = SVOp->getOperand(0);
6615     V2 = SVOp->getOperand(1);
6616     std::swap(V1IsSplat, V2IsSplat);
6617     Commuted = true;
6618   }
6619
6620   SmallVector<int, 32> M;
6621   SVOp->getMask(M);
6622
6623   if (isCommutedMOVLMask(M, VT, V2IsSplat, V2IsUndef)) {
6624     // Shuffling low element of v1 into undef, just return v1.
6625     if (V2IsUndef)
6626       return V1;
6627     // If V2 is a splat, the mask may be malformed such as <4,3,3,3>, which
6628     // the instruction selector will not match, so get a canonical MOVL with
6629     // swapped operands to undo the commute.
6630     return getMOVL(DAG, dl, VT, V2, V1);
6631   }
6632
6633   if (isUNPCKLMask(M, VT, HasAVX2))
6634     return getTargetShuffleNode(X86ISD::UNPCKL, dl, VT, V1, V2, DAG);
6635
6636   if (isUNPCKHMask(M, VT, HasAVX2))
6637     return getTargetShuffleNode(X86ISD::UNPCKH, dl, VT, V1, V2, DAG);
6638
6639   if (V2IsSplat) {
6640     // Normalize mask so all entries that point to V2 points to its first
6641     // element then try to match unpck{h|l} again. If match, return a
6642     // new vector_shuffle with the corrected mask.
6643     SDValue NewMask = NormalizeMask(SVOp, DAG);
6644     ShuffleVectorSDNode *NSVOp = cast<ShuffleVectorSDNode>(NewMask);
6645     if (NSVOp != SVOp) {
6646       if (X86::isUNPCKLMask(NSVOp, HasAVX2, true)) {
6647         return NewMask;
6648       } else if (X86::isUNPCKHMask(NSVOp, HasAVX2, true)) {
6649         return NewMask;
6650       }
6651     }
6652   }
6653
6654   if (Commuted) {
6655     // Commute is back and try unpck* again.
6656     // FIXME: this seems wrong.
6657     SDValue NewOp = CommuteVectorShuffle(SVOp, DAG);
6658     ShuffleVectorSDNode *NewSVOp = cast<ShuffleVectorSDNode>(NewOp);
6659
6660     if (X86::isUNPCKLMask(NewSVOp, HasAVX2))
6661       return getTargetShuffleNode(X86ISD::UNPCKL, dl, VT, V2, V1, DAG);
6662
6663     if (X86::isUNPCKHMask(NewSVOp, HasAVX2))
6664       return getTargetShuffleNode(X86ISD::UNPCKH, dl, VT, V2, V1, DAG);
6665   }
6666
6667   // Normalize the node to match x86 shuffle ops if needed
6668   if (!V2IsUndef && (isSHUFPMask(M, VT, /* Commuted */ true) ||
6669                      isVSHUFPYMask(M, VT, HasAVX, /* Commuted */ true)))
6670     return CommuteVectorShuffle(SVOp, DAG);
6671
6672   // The checks below are all present in isShuffleMaskLegal, but they are
6673   // inlined here right now to enable us to directly emit target specific
6674   // nodes, and remove one by one until they don't return Op anymore.
6675
6676   if (isPALIGNRMask(M, VT, Subtarget->hasSSSE3()))
6677     return getTargetShuffleNode(X86ISD::PALIGN, dl, VT, V1, V2,
6678                                 getShufflePALIGNRImmediate(SVOp),
6679                                 DAG);
6680
6681   if (ShuffleVectorSDNode::isSplatMask(&M[0], VT) &&
6682       SVOp->getSplatIndex() == 0 && V2IsUndef) {
6683     if (VT == MVT::v2f64 || VT == MVT::v2i64)
6684       return getTargetShuffleNode(X86ISD::UNPCKL, dl, VT, V1, V1, DAG);
6685   }
6686
6687   if (isPSHUFHWMask(M, VT))
6688     return getTargetShuffleNode(X86ISD::PSHUFHW, dl, VT, V1,
6689                                 X86::getShufflePSHUFHWImmediate(SVOp),
6690                                 DAG);
6691
6692   if (isPSHUFLWMask(M, VT))
6693     return getTargetShuffleNode(X86ISD::PSHUFLW, dl, VT, V1,
6694                                 X86::getShufflePSHUFLWImmediate(SVOp),
6695                                 DAG);
6696
6697   if (isSHUFPMask(M, VT))
6698     return getTargetShuffleNode(X86ISD::SHUFP, dl, VT, V1, V2,
6699                                 X86::getShuffleSHUFImmediate(SVOp), DAG);
6700
6701   if (isUNPCKL_v_undef_Mask(M, VT, HasAVX2))
6702     return getTargetShuffleNode(X86ISD::UNPCKL, dl, VT, V1, V1, DAG);
6703   if (isUNPCKH_v_undef_Mask(M, VT, HasAVX2))
6704     return getTargetShuffleNode(X86ISD::UNPCKH, dl, VT, V1, V1, DAG);
6705
6706   //===--------------------------------------------------------------------===//
6707   // Generate target specific nodes for 128 or 256-bit shuffles only
6708   // supported in the AVX instruction set.
6709   //
6710
6711   // Handle VMOVDDUPY permutations
6712   if (V2IsUndef && isMOVDDUPYMask(M, VT, HasAVX))
6713     return getTargetShuffleNode(X86ISD::MOVDDUP, dl, VT, V1, DAG);
6714
6715   // Handle VPERMILPS/D* permutations
6716   if (isVPERMILPMask(M, VT, HasAVX))
6717     return getTargetShuffleNode(X86ISD::VPERMILP, dl, VT, V1,
6718                                 getShuffleVPERMILPImmediate(SVOp), DAG);
6719
6720   // Handle VPERM2F128/VPERM2I128 permutations
6721   if (isVPERM2X128Mask(M, VT, HasAVX))
6722     return getTargetShuffleNode(X86ISD::VPERM2X128, dl, VT, V1,
6723                                 V2, getShuffleVPERM2X128Immediate(SVOp), DAG);
6724
6725   // Handle VSHUFPS/DY permutations
6726   if (isVSHUFPYMask(M, VT, HasAVX))
6727     return getTargetShuffleNode(X86ISD::SHUFP, dl, VT, V1, V2,
6728                                 getShuffleVSHUFPYImmediate(SVOp), DAG);
6729
6730   //===--------------------------------------------------------------------===//
6731   // Since no target specific shuffle was selected for this generic one,
6732   // lower it into other known shuffles. FIXME: this isn't true yet, but
6733   // this is the plan.
6734   //
6735
6736   // Handle v8i16 specifically since SSE can do byte extraction and insertion.
6737   if (VT == MVT::v8i16) {
6738     SDValue NewOp = LowerVECTOR_SHUFFLEv8i16(Op, DAG);
6739     if (NewOp.getNode())
6740       return NewOp;
6741   }
6742
6743   if (VT == MVT::v16i8) {
6744     SDValue NewOp = LowerVECTOR_SHUFFLEv16i8(SVOp, DAG, *this);
6745     if (NewOp.getNode())
6746       return NewOp;
6747   }
6748
6749   // Handle all 128-bit wide vectors with 4 elements, and match them with
6750   // several different shuffle types.
6751   if (NumElems == 4 && VT.getSizeInBits() == 128)
6752     return LowerVECTOR_SHUFFLE_128v4(SVOp, DAG);
6753
6754   // Handle general 256-bit shuffles
6755   if (VT.is256BitVector())
6756     return LowerVECTOR_SHUFFLE_256(SVOp, DAG);
6757
6758   return SDValue();
6759 }
6760
6761 SDValue
6762 X86TargetLowering::LowerEXTRACT_VECTOR_ELT_SSE4(SDValue Op,
6763                                                 SelectionDAG &DAG) const {
6764   EVT VT = Op.getValueType();
6765   DebugLoc dl = Op.getDebugLoc();
6766
6767   if (Op.getOperand(0).getValueType().getSizeInBits() != 128)
6768     return SDValue();
6769
6770   if (VT.getSizeInBits() == 8) {
6771     SDValue Extract = DAG.getNode(X86ISD::PEXTRB, dl, MVT::i32,
6772                                     Op.getOperand(0), Op.getOperand(1));
6773     SDValue Assert  = DAG.getNode(ISD::AssertZext, dl, MVT::i32, Extract,
6774                                     DAG.getValueType(VT));
6775     return DAG.getNode(ISD::TRUNCATE, dl, VT, Assert);
6776   } else if (VT.getSizeInBits() == 16) {
6777     unsigned Idx = cast<ConstantSDNode>(Op.getOperand(1))->getZExtValue();
6778     // If Idx is 0, it's cheaper to do a move instead of a pextrw.
6779     if (Idx == 0)
6780       return DAG.getNode(ISD::TRUNCATE, dl, MVT::i16,
6781                          DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::i32,
6782                                      DAG.getNode(ISD::BITCAST, dl,
6783                                                  MVT::v4i32,
6784                                                  Op.getOperand(0)),
6785                                      Op.getOperand(1)));
6786     SDValue Extract = DAG.getNode(X86ISD::PEXTRW, dl, MVT::i32,
6787                                     Op.getOperand(0), Op.getOperand(1));
6788     SDValue Assert  = DAG.getNode(ISD::AssertZext, dl, MVT::i32, Extract,
6789                                     DAG.getValueType(VT));
6790     return DAG.getNode(ISD::TRUNCATE, dl, VT, Assert);
6791   } else if (VT == MVT::f32) {
6792     // EXTRACTPS outputs to a GPR32 register which will require a movd to copy
6793     // the result back to FR32 register. It's only worth matching if the
6794     // result has a single use which is a store or a bitcast to i32.  And in
6795     // the case of a store, it's not worth it if the index is a constant 0,
6796     // because a MOVSSmr can be used instead, which is smaller and faster.
6797     if (!Op.hasOneUse())
6798       return SDValue();
6799     SDNode *User = *Op.getNode()->use_begin();
6800     if ((User->getOpcode() != ISD::STORE ||
6801          (isa<ConstantSDNode>(Op.getOperand(1)) &&
6802           cast<ConstantSDNode>(Op.getOperand(1))->isNullValue())) &&
6803         (User->getOpcode() != ISD::BITCAST ||
6804          User->getValueType(0) != MVT::i32))
6805       return SDValue();
6806     SDValue Extract = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::i32,
6807                                   DAG.getNode(ISD::BITCAST, dl, MVT::v4i32,
6808                                               Op.getOperand(0)),
6809                                               Op.getOperand(1));
6810     return DAG.getNode(ISD::BITCAST, dl, MVT::f32, Extract);
6811   } else if (VT == MVT::i32 || VT == MVT::i64) {
6812     // ExtractPS/pextrq works with constant index.
6813     if (isa<ConstantSDNode>(Op.getOperand(1)))
6814       return Op;
6815   }
6816   return SDValue();
6817 }
6818
6819
6820 SDValue
6821 X86TargetLowering::LowerEXTRACT_VECTOR_ELT(SDValue Op,
6822                                            SelectionDAG &DAG) const {
6823   if (!isa<ConstantSDNode>(Op.getOperand(1)))
6824     return SDValue();
6825
6826   SDValue Vec = Op.getOperand(0);
6827   EVT VecVT = Vec.getValueType();
6828
6829   // If this is a 256-bit vector result, first extract the 128-bit vector and
6830   // then extract the element from the 128-bit vector.
6831   if (VecVT.getSizeInBits() == 256) {
6832     DebugLoc dl = Op.getNode()->getDebugLoc();
6833     unsigned NumElems = VecVT.getVectorNumElements();
6834     SDValue Idx = Op.getOperand(1);
6835     unsigned IdxVal = cast<ConstantSDNode>(Idx)->getZExtValue();
6836
6837     // Get the 128-bit vector.
6838     bool Upper = IdxVal >= NumElems/2;
6839     Vec = Extract128BitVector(Vec,
6840                     DAG.getConstant(Upper ? NumElems/2 : 0, MVT::i32), DAG, dl);
6841
6842     return DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, Op.getValueType(), Vec,
6843                     Upper ? DAG.getConstant(IdxVal-NumElems/2, MVT::i32) : Idx);
6844   }
6845
6846   assert(Vec.getValueSizeInBits() <= 128 && "Unexpected vector length");
6847
6848   if (Subtarget->hasSSE41()) {
6849     SDValue Res = LowerEXTRACT_VECTOR_ELT_SSE4(Op, DAG);
6850     if (Res.getNode())
6851       return Res;
6852   }
6853
6854   EVT VT = Op.getValueType();
6855   DebugLoc dl = Op.getDebugLoc();
6856   // TODO: handle v16i8.
6857   if (VT.getSizeInBits() == 16) {
6858     SDValue Vec = Op.getOperand(0);
6859     unsigned Idx = cast<ConstantSDNode>(Op.getOperand(1))->getZExtValue();
6860     if (Idx == 0)
6861       return DAG.getNode(ISD::TRUNCATE, dl, MVT::i16,
6862                          DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::i32,
6863                                      DAG.getNode(ISD::BITCAST, dl,
6864                                                  MVT::v4i32, Vec),
6865                                      Op.getOperand(1)));
6866     // Transform it so it match pextrw which produces a 32-bit result.
6867     EVT EltVT = MVT::i32;
6868     SDValue Extract = DAG.getNode(X86ISD::PEXTRW, dl, EltVT,
6869                                     Op.getOperand(0), Op.getOperand(1));
6870     SDValue Assert  = DAG.getNode(ISD::AssertZext, dl, EltVT, Extract,
6871                                     DAG.getValueType(VT));
6872     return DAG.getNode(ISD::TRUNCATE, dl, VT, Assert);
6873   } else if (VT.getSizeInBits() == 32) {
6874     unsigned Idx = cast<ConstantSDNode>(Op.getOperand(1))->getZExtValue();
6875     if (Idx == 0)
6876       return Op;
6877
6878     // SHUFPS the element to the lowest double word, then movss.
6879     int Mask[4] = { static_cast<int>(Idx), -1, -1, -1 };
6880     EVT VVT = Op.getOperand(0).getValueType();
6881     SDValue Vec = DAG.getVectorShuffle(VVT, dl, Op.getOperand(0),
6882                                        DAG.getUNDEF(VVT), Mask);
6883     return DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, VT, Vec,
6884                        DAG.getIntPtrConstant(0));
6885   } else if (VT.getSizeInBits() == 64) {
6886     // FIXME: .td only matches this for <2 x f64>, not <2 x i64> on 32b
6887     // FIXME: seems like this should be unnecessary if mov{h,l}pd were taught
6888     //        to match extract_elt for f64.
6889     unsigned Idx = cast<ConstantSDNode>(Op.getOperand(1))->getZExtValue();
6890     if (Idx == 0)
6891       return Op;
6892
6893     // UNPCKHPD the element to the lowest double word, then movsd.
6894     // Note if the lower 64 bits of the result of the UNPCKHPD is then stored
6895     // to a f64mem, the whole operation is folded into a single MOVHPDmr.
6896     int Mask[2] = { 1, -1 };
6897     EVT VVT = Op.getOperand(0).getValueType();
6898     SDValue Vec = DAG.getVectorShuffle(VVT, dl, Op.getOperand(0),
6899                                        DAG.getUNDEF(VVT), Mask);
6900     return DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, VT, Vec,
6901                        DAG.getIntPtrConstant(0));
6902   }
6903
6904   return SDValue();
6905 }
6906
6907 SDValue
6908 X86TargetLowering::LowerINSERT_VECTOR_ELT_SSE4(SDValue Op,
6909                                                SelectionDAG &DAG) const {
6910   EVT VT = Op.getValueType();
6911   EVT EltVT = VT.getVectorElementType();
6912   DebugLoc dl = Op.getDebugLoc();
6913
6914   SDValue N0 = Op.getOperand(0);
6915   SDValue N1 = Op.getOperand(1);
6916   SDValue N2 = Op.getOperand(2);
6917
6918   if (VT.getSizeInBits() == 256)
6919     return SDValue();
6920
6921   if ((EltVT.getSizeInBits() == 8 || EltVT.getSizeInBits() == 16) &&
6922       isa<ConstantSDNode>(N2)) {
6923     unsigned Opc;
6924     if (VT == MVT::v8i16)
6925       Opc = X86ISD::PINSRW;
6926     else if (VT == MVT::v16i8)
6927       Opc = X86ISD::PINSRB;
6928     else
6929       Opc = X86ISD::PINSRB;
6930
6931     // Transform it so it match pinsr{b,w} which expects a GR32 as its second
6932     // argument.
6933     if (N1.getValueType() != MVT::i32)
6934       N1 = DAG.getNode(ISD::ANY_EXTEND, dl, MVT::i32, N1);
6935     if (N2.getValueType() != MVT::i32)
6936       N2 = DAG.getIntPtrConstant(cast<ConstantSDNode>(N2)->getZExtValue());
6937     return DAG.getNode(Opc, dl, VT, N0, N1, N2);
6938   } else if (EltVT == MVT::f32 && isa<ConstantSDNode>(N2)) {
6939     // Bits [7:6] of the constant are the source select.  This will always be
6940     //  zero here.  The DAG Combiner may combine an extract_elt index into these
6941     //  bits.  For example (insert (extract, 3), 2) could be matched by putting
6942     //  the '3' into bits [7:6] of X86ISD::INSERTPS.
6943     // Bits [5:4] of the constant are the destination select.  This is the
6944     //  value of the incoming immediate.
6945     // Bits [3:0] of the constant are the zero mask.  The DAG Combiner may
6946     //   combine either bitwise AND or insert of float 0.0 to set these bits.
6947     N2 = DAG.getIntPtrConstant(cast<ConstantSDNode>(N2)->getZExtValue() << 4);
6948     // Create this as a scalar to vector..
6949     N1 = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, MVT::v4f32, N1);
6950     return DAG.getNode(X86ISD::INSERTPS, dl, VT, N0, N1, N2);
6951   } else if ((EltVT == MVT::i32 || EltVT == MVT::i64) && 
6952              isa<ConstantSDNode>(N2)) {
6953     // PINSR* works with constant index.
6954     return Op;
6955   }
6956   return SDValue();
6957 }
6958
6959 SDValue
6960 X86TargetLowering::LowerINSERT_VECTOR_ELT(SDValue Op, SelectionDAG &DAG) const {
6961   EVT VT = Op.getValueType();
6962   EVT EltVT = VT.getVectorElementType();
6963
6964   DebugLoc dl = Op.getDebugLoc();
6965   SDValue N0 = Op.getOperand(0);
6966   SDValue N1 = Op.getOperand(1);
6967   SDValue N2 = Op.getOperand(2);
6968
6969   // If this is a 256-bit vector result, first extract the 128-bit vector,
6970   // insert the element into the extracted half and then place it back.
6971   if (VT.getSizeInBits() == 256) {
6972     if (!isa<ConstantSDNode>(N2))
6973       return SDValue();
6974
6975     // Get the desired 128-bit vector half.
6976     unsigned NumElems = VT.getVectorNumElements();
6977     unsigned IdxVal = cast<ConstantSDNode>(N2)->getZExtValue();
6978     bool Upper = IdxVal >= NumElems/2;
6979     SDValue Ins128Idx = DAG.getConstant(Upper ? NumElems/2 : 0, MVT::i32);
6980     SDValue V = Extract128BitVector(N0, Ins128Idx, DAG, dl);
6981
6982     // Insert the element into the desired half.
6983     V = DAG.getNode(ISD::INSERT_VECTOR_ELT, dl, V.getValueType(), V,
6984                  N1, Upper ? DAG.getConstant(IdxVal-NumElems/2, MVT::i32) : N2);
6985
6986     // Insert the changed part back to the 256-bit vector
6987     return Insert128BitVector(N0, V, Ins128Idx, DAG, dl);
6988   }
6989
6990   if (Subtarget->hasSSE41())
6991     return LowerINSERT_VECTOR_ELT_SSE4(Op, DAG);
6992
6993   if (EltVT == MVT::i8)
6994     return SDValue();
6995
6996   if (EltVT.getSizeInBits() == 16 && isa<ConstantSDNode>(N2)) {
6997     // Transform it so it match pinsrw which expects a 16-bit value in a GR32
6998     // as its second argument.
6999     if (N1.getValueType() != MVT::i32)
7000       N1 = DAG.getNode(ISD::ANY_EXTEND, dl, MVT::i32, N1);
7001     if (N2.getValueType() != MVT::i32)
7002       N2 = DAG.getIntPtrConstant(cast<ConstantSDNode>(N2)->getZExtValue());
7003     return DAG.getNode(X86ISD::PINSRW, dl, VT, N0, N1, N2);
7004   }
7005   return SDValue();
7006 }
7007
7008 SDValue
7009 X86TargetLowering::LowerSCALAR_TO_VECTOR(SDValue Op, SelectionDAG &DAG) const {
7010   LLVMContext *Context = DAG.getContext();
7011   DebugLoc dl = Op.getDebugLoc();
7012   EVT OpVT = Op.getValueType();
7013
7014   // If this is a 256-bit vector result, first insert into a 128-bit
7015   // vector and then insert into the 256-bit vector.
7016   if (OpVT.getSizeInBits() > 128) {
7017     // Insert into a 128-bit vector.
7018     EVT VT128 = EVT::getVectorVT(*Context,
7019                                  OpVT.getVectorElementType(),
7020                                  OpVT.getVectorNumElements() / 2);
7021
7022     Op = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, VT128, Op.getOperand(0));
7023
7024     // Insert the 128-bit vector.
7025     return Insert128BitVector(DAG.getNode(ISD::UNDEF, dl, OpVT), Op,
7026                               DAG.getConstant(0, MVT::i32),
7027                               DAG, dl);
7028   }
7029
7030   if (Op.getValueType() == MVT::v1i64 &&
7031       Op.getOperand(0).getValueType() == MVT::i64)
7032     return DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, MVT::v1i64, Op.getOperand(0));
7033
7034   SDValue AnyExt = DAG.getNode(ISD::ANY_EXTEND, dl, MVT::i32, Op.getOperand(0));
7035   assert(Op.getValueType().getSimpleVT().getSizeInBits() == 128 &&
7036          "Expected an SSE type!");
7037   return DAG.getNode(ISD::BITCAST, dl, Op.getValueType(),
7038                      DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, MVT::v4i32,AnyExt));
7039 }
7040
7041 // Lower a node with an EXTRACT_SUBVECTOR opcode.  This may result in
7042 // a simple subregister reference or explicit instructions to grab
7043 // upper bits of a vector.
7044 SDValue
7045 X86TargetLowering::LowerEXTRACT_SUBVECTOR(SDValue Op, SelectionDAG &DAG) const {
7046   if (Subtarget->hasAVX()) {
7047     DebugLoc dl = Op.getNode()->getDebugLoc();
7048     SDValue Vec = Op.getNode()->getOperand(0);
7049     SDValue Idx = Op.getNode()->getOperand(1);
7050
7051     if (Op.getNode()->getValueType(0).getSizeInBits() == 128
7052         && Vec.getNode()->getValueType(0).getSizeInBits() == 256) {
7053         return Extract128BitVector(Vec, Idx, DAG, dl);
7054     }
7055   }
7056   return SDValue();
7057 }
7058
7059 // Lower a node with an INSERT_SUBVECTOR opcode.  This may result in a
7060 // simple superregister reference or explicit instructions to insert
7061 // the upper bits of a vector.
7062 SDValue
7063 X86TargetLowering::LowerINSERT_SUBVECTOR(SDValue Op, SelectionDAG &DAG) const {
7064   if (Subtarget->hasAVX()) {
7065     DebugLoc dl = Op.getNode()->getDebugLoc();
7066     SDValue Vec = Op.getNode()->getOperand(0);
7067     SDValue SubVec = Op.getNode()->getOperand(1);
7068     SDValue Idx = Op.getNode()->getOperand(2);
7069
7070     if (Op.getNode()->getValueType(0).getSizeInBits() == 256
7071         && SubVec.getNode()->getValueType(0).getSizeInBits() == 128) {
7072       return Insert128BitVector(Vec, SubVec, Idx, DAG, dl);
7073     }
7074   }
7075   return SDValue();
7076 }
7077
7078 // ConstantPool, JumpTable, GlobalAddress, and ExternalSymbol are lowered as
7079 // their target countpart wrapped in the X86ISD::Wrapper node. Suppose N is
7080 // one of the above mentioned nodes. It has to be wrapped because otherwise
7081 // Select(N) returns N. So the raw TargetGlobalAddress nodes, etc. can only
7082 // be used to form addressing mode. These wrapped nodes will be selected
7083 // into MOV32ri.
7084 SDValue
7085 X86TargetLowering::LowerConstantPool(SDValue Op, SelectionDAG &DAG) const {
7086   ConstantPoolSDNode *CP = cast<ConstantPoolSDNode>(Op);
7087
7088   // In PIC mode (unless we're in RIPRel PIC mode) we add an offset to the
7089   // global base reg.
7090   unsigned char OpFlag = 0;
7091   unsigned WrapperKind = X86ISD::Wrapper;
7092   CodeModel::Model M = getTargetMachine().getCodeModel();
7093
7094   if (Subtarget->isPICStyleRIPRel() &&
7095       (M == CodeModel::Small || M == CodeModel::Kernel))
7096     WrapperKind = X86ISD::WrapperRIP;
7097   else if (Subtarget->isPICStyleGOT())
7098     OpFlag = X86II::MO_GOTOFF;
7099   else if (Subtarget->isPICStyleStubPIC())
7100     OpFlag = X86II::MO_PIC_BASE_OFFSET;
7101
7102   SDValue Result = DAG.getTargetConstantPool(CP->getConstVal(), getPointerTy(),
7103                                              CP->getAlignment(),
7104                                              CP->getOffset(), OpFlag);
7105   DebugLoc DL = CP->getDebugLoc();
7106   Result = DAG.getNode(WrapperKind, DL, getPointerTy(), Result);
7107   // With PIC, the address is actually $g + Offset.
7108   if (OpFlag) {
7109     Result = DAG.getNode(ISD::ADD, DL, getPointerTy(),
7110                          DAG.getNode(X86ISD::GlobalBaseReg,
7111                                      DebugLoc(), getPointerTy()),
7112                          Result);
7113   }
7114
7115   return Result;
7116 }
7117
7118 SDValue X86TargetLowering::LowerJumpTable(SDValue Op, SelectionDAG &DAG) const {
7119   JumpTableSDNode *JT = cast<JumpTableSDNode>(Op);
7120
7121   // In PIC mode (unless we're in RIPRel PIC mode) we add an offset to the
7122   // global base reg.
7123   unsigned char OpFlag = 0;
7124   unsigned WrapperKind = X86ISD::Wrapper;
7125   CodeModel::Model M = getTargetMachine().getCodeModel();
7126
7127   if (Subtarget->isPICStyleRIPRel() &&
7128       (M == CodeModel::Small || M == CodeModel::Kernel))
7129     WrapperKind = X86ISD::WrapperRIP;
7130   else if (Subtarget->isPICStyleGOT())
7131     OpFlag = X86II::MO_GOTOFF;
7132   else if (Subtarget->isPICStyleStubPIC())
7133     OpFlag = X86II::MO_PIC_BASE_OFFSET;
7134
7135   SDValue Result = DAG.getTargetJumpTable(JT->getIndex(), getPointerTy(),
7136                                           OpFlag);
7137   DebugLoc DL = JT->getDebugLoc();
7138   Result = DAG.getNode(WrapperKind, DL, getPointerTy(), Result);
7139
7140   // With PIC, the address is actually $g + Offset.
7141   if (OpFlag)
7142     Result = DAG.getNode(ISD::ADD, DL, getPointerTy(),
7143                          DAG.getNode(X86ISD::GlobalBaseReg,
7144                                      DebugLoc(), getPointerTy()),
7145                          Result);
7146
7147   return Result;
7148 }
7149
7150 SDValue
7151 X86TargetLowering::LowerExternalSymbol(SDValue Op, SelectionDAG &DAG) const {
7152   const char *Sym = cast<ExternalSymbolSDNode>(Op)->getSymbol();
7153
7154   // In PIC mode (unless we're in RIPRel PIC mode) we add an offset to the
7155   // global base reg.
7156   unsigned char OpFlag = 0;
7157   unsigned WrapperKind = X86ISD::Wrapper;
7158   CodeModel::Model M = getTargetMachine().getCodeModel();
7159
7160   if (Subtarget->isPICStyleRIPRel() &&
7161       (M == CodeModel::Small || M == CodeModel::Kernel)) {
7162     if (Subtarget->isTargetDarwin() || Subtarget->isTargetELF())
7163       OpFlag = X86II::MO_GOTPCREL;
7164     WrapperKind = X86ISD::WrapperRIP;
7165   } else if (Subtarget->isPICStyleGOT()) {
7166     OpFlag = X86II::MO_GOT;
7167   } else if (Subtarget->isPICStyleStubPIC()) {
7168     OpFlag = X86II::MO_DARWIN_NONLAZY_PIC_BASE;
7169   } else if (Subtarget->isPICStyleStubNoDynamic()) {
7170     OpFlag = X86II::MO_DARWIN_NONLAZY;
7171   }
7172
7173   SDValue Result = DAG.getTargetExternalSymbol(Sym, getPointerTy(), OpFlag);
7174
7175   DebugLoc DL = Op.getDebugLoc();
7176   Result = DAG.getNode(WrapperKind, DL, getPointerTy(), Result);
7177
7178
7179   // With PIC, the address is actually $g + Offset.
7180   if (getTargetMachine().getRelocationModel() == Reloc::PIC_ &&
7181       !Subtarget->is64Bit()) {
7182     Result = DAG.getNode(ISD::ADD, DL, getPointerTy(),
7183                          DAG.getNode(X86ISD::GlobalBaseReg,
7184                                      DebugLoc(), getPointerTy()),
7185                          Result);
7186   }
7187
7188   // For symbols that require a load from a stub to get the address, emit the
7189   // load.
7190   if (isGlobalStubReference(OpFlag))
7191     Result = DAG.getLoad(getPointerTy(), DL, DAG.getEntryNode(), Result,
7192                          MachinePointerInfo::getGOT(), false, false, false, 0);
7193
7194   return Result;
7195 }
7196
7197 SDValue
7198 X86TargetLowering::LowerBlockAddress(SDValue Op, SelectionDAG &DAG) const {
7199   // Create the TargetBlockAddressAddress node.
7200   unsigned char OpFlags =
7201     Subtarget->ClassifyBlockAddressReference();
7202   CodeModel::Model M = getTargetMachine().getCodeModel();
7203   const BlockAddress *BA = cast<BlockAddressSDNode>(Op)->getBlockAddress();
7204   DebugLoc dl = Op.getDebugLoc();
7205   SDValue Result = DAG.getBlockAddress(BA, getPointerTy(),
7206                                        /*isTarget=*/true, OpFlags);
7207
7208   if (Subtarget->isPICStyleRIPRel() &&
7209       (M == CodeModel::Small || M == CodeModel::Kernel))
7210     Result = DAG.getNode(X86ISD::WrapperRIP, dl, getPointerTy(), Result);
7211   else
7212     Result = DAG.getNode(X86ISD::Wrapper, dl, getPointerTy(), Result);
7213
7214   // With PIC, the address is actually $g + Offset.
7215   if (isGlobalRelativeToPICBase(OpFlags)) {
7216     Result = DAG.getNode(ISD::ADD, dl, getPointerTy(),
7217                          DAG.getNode(X86ISD::GlobalBaseReg, dl, getPointerTy()),
7218                          Result);
7219   }
7220
7221   return Result;
7222 }
7223
7224 SDValue
7225 X86TargetLowering::LowerGlobalAddress(const GlobalValue *GV, DebugLoc dl,
7226                                       int64_t Offset,
7227                                       SelectionDAG &DAG) const {
7228   // Create the TargetGlobalAddress node, folding in the constant
7229   // offset if it is legal.
7230   unsigned char OpFlags =
7231     Subtarget->ClassifyGlobalReference(GV, getTargetMachine());
7232   CodeModel::Model M = getTargetMachine().getCodeModel();
7233   SDValue Result;
7234   if (OpFlags == X86II::MO_NO_FLAG &&
7235       X86::isOffsetSuitableForCodeModel(Offset, M)) {
7236     // A direct static reference to a global.
7237     Result = DAG.getTargetGlobalAddress(GV, dl, getPointerTy(), Offset);
7238     Offset = 0;
7239   } else {
7240     Result = DAG.getTargetGlobalAddress(GV, dl, getPointerTy(), 0, OpFlags);
7241   }
7242
7243   if (Subtarget->isPICStyleRIPRel() &&
7244       (M == CodeModel::Small || M == CodeModel::Kernel))
7245     Result = DAG.getNode(X86ISD::WrapperRIP, dl, getPointerTy(), Result);
7246   else
7247     Result = DAG.getNode(X86ISD::Wrapper, dl, getPointerTy(), Result);
7248
7249   // With PIC, the address is actually $g + Offset.
7250   if (isGlobalRelativeToPICBase(OpFlags)) {
7251     Result = DAG.getNode(ISD::ADD, dl, getPointerTy(),
7252                          DAG.getNode(X86ISD::GlobalBaseReg, dl, getPointerTy()),
7253                          Result);
7254   }
7255
7256   // For globals that require a load from a stub to get the address, emit the
7257   // load.
7258   if (isGlobalStubReference(OpFlags))
7259     Result = DAG.getLoad(getPointerTy(), dl, DAG.getEntryNode(), Result,
7260                          MachinePointerInfo::getGOT(), false, false, false, 0);
7261
7262   // If there was a non-zero offset that we didn't fold, create an explicit
7263   // addition for it.
7264   if (Offset != 0)
7265     Result = DAG.getNode(ISD::ADD, dl, getPointerTy(), Result,
7266                          DAG.getConstant(Offset, getPointerTy()));
7267
7268   return Result;
7269 }
7270
7271 SDValue
7272 X86TargetLowering::LowerGlobalAddress(SDValue Op, SelectionDAG &DAG) const {
7273   const GlobalValue *GV = cast<GlobalAddressSDNode>(Op)->getGlobal();
7274   int64_t Offset = cast<GlobalAddressSDNode>(Op)->getOffset();
7275   return LowerGlobalAddress(GV, Op.getDebugLoc(), Offset, DAG);
7276 }
7277
7278 static SDValue
7279 GetTLSADDR(SelectionDAG &DAG, SDValue Chain, GlobalAddressSDNode *GA,
7280            SDValue *InFlag, const EVT PtrVT, unsigned ReturnReg,
7281            unsigned char OperandFlags) {
7282   MachineFrameInfo *MFI = DAG.getMachineFunction().getFrameInfo();
7283   SDVTList NodeTys = DAG.getVTList(MVT::Other, MVT::Glue);
7284   DebugLoc dl = GA->getDebugLoc();
7285   SDValue TGA = DAG.getTargetGlobalAddress(GA->getGlobal(), dl,
7286                                            GA->getValueType(0),
7287                                            GA->getOffset(),
7288                                            OperandFlags);
7289   if (InFlag) {
7290     SDValue Ops[] = { Chain,  TGA, *InFlag };
7291     Chain = DAG.getNode(X86ISD::TLSADDR, dl, NodeTys, Ops, 3);
7292   } else {
7293     SDValue Ops[]  = { Chain, TGA };
7294     Chain = DAG.getNode(X86ISD::TLSADDR, dl, NodeTys, Ops, 2);
7295   }
7296
7297   // TLSADDR will be codegen'ed as call. Inform MFI that function has calls.
7298   MFI->setAdjustsStack(true);
7299
7300   SDValue Flag = Chain.getValue(1);
7301   return DAG.getCopyFromReg(Chain, dl, ReturnReg, PtrVT, Flag);
7302 }
7303
7304 // Lower ISD::GlobalTLSAddress using the "general dynamic" model, 32 bit
7305 static SDValue
7306 LowerToTLSGeneralDynamicModel32(GlobalAddressSDNode *GA, SelectionDAG &DAG,
7307                                 const EVT PtrVT) {
7308   SDValue InFlag;
7309   DebugLoc dl = GA->getDebugLoc();  // ? function entry point might be better
7310   SDValue Chain = DAG.getCopyToReg(DAG.getEntryNode(), dl, X86::EBX,
7311                                      DAG.getNode(X86ISD::GlobalBaseReg,
7312                                                  DebugLoc(), PtrVT), InFlag);
7313   InFlag = Chain.getValue(1);
7314
7315   return GetTLSADDR(DAG, Chain, GA, &InFlag, PtrVT, X86::EAX, X86II::MO_TLSGD);
7316 }
7317
7318 // Lower ISD::GlobalTLSAddress using the "general dynamic" model, 64 bit
7319 static SDValue
7320 LowerToTLSGeneralDynamicModel64(GlobalAddressSDNode *GA, SelectionDAG &DAG,
7321                                 const EVT PtrVT) {
7322   return GetTLSADDR(DAG, DAG.getEntryNode(), GA, NULL, PtrVT,
7323                     X86::RAX, X86II::MO_TLSGD);
7324 }
7325
7326 // Lower ISD::GlobalTLSAddress using the "initial exec" (for no-pic) or
7327 // "local exec" model.
7328 static SDValue LowerToTLSExecModel(GlobalAddressSDNode *GA, SelectionDAG &DAG,
7329                                    const EVT PtrVT, TLSModel::Model model,
7330                                    bool is64Bit) {
7331   DebugLoc dl = GA->getDebugLoc();
7332
7333   // Get the Thread Pointer, which is %gs:0 (32-bit) or %fs:0 (64-bit).
7334   Value *Ptr = Constant::getNullValue(Type::getInt8PtrTy(*DAG.getContext(),
7335                                                          is64Bit ? 257 : 256));
7336
7337   SDValue ThreadPointer = DAG.getLoad(PtrVT, dl, DAG.getEntryNode(),
7338                                       DAG.getIntPtrConstant(0),
7339                                       MachinePointerInfo(Ptr),
7340                                       false, false, false, 0);
7341
7342   unsigned char OperandFlags = 0;
7343   // Most TLS accesses are not RIP relative, even on x86-64.  One exception is
7344   // initialexec.
7345   unsigned WrapperKind = X86ISD::Wrapper;
7346   if (model == TLSModel::LocalExec) {
7347     OperandFlags = is64Bit ? X86II::MO_TPOFF : X86II::MO_NTPOFF;
7348   } else if (is64Bit) {
7349     assert(model == TLSModel::InitialExec);
7350     OperandFlags = X86II::MO_GOTTPOFF;
7351     WrapperKind = X86ISD::WrapperRIP;
7352   } else {
7353     assert(model == TLSModel::InitialExec);
7354     OperandFlags = X86II::MO_INDNTPOFF;
7355   }
7356
7357   // emit "addl x@ntpoff,%eax" (local exec) or "addl x@indntpoff,%eax" (initial
7358   // exec)
7359   SDValue TGA = DAG.getTargetGlobalAddress(GA->getGlobal(), dl,
7360                                            GA->getValueType(0),
7361                                            GA->getOffset(), OperandFlags);
7362   SDValue Offset = DAG.getNode(WrapperKind, dl, PtrVT, TGA);
7363
7364   if (model == TLSModel::InitialExec)
7365     Offset = DAG.getLoad(PtrVT, dl, DAG.getEntryNode(), Offset,
7366                          MachinePointerInfo::getGOT(), false, false, false, 0);
7367
7368   // The address of the thread local variable is the add of the thread
7369   // pointer with the offset of the variable.
7370   return DAG.getNode(ISD::ADD, dl, PtrVT, ThreadPointer, Offset);
7371 }
7372
7373 SDValue
7374 X86TargetLowering::LowerGlobalTLSAddress(SDValue Op, SelectionDAG &DAG) const {
7375
7376   GlobalAddressSDNode *GA = cast<GlobalAddressSDNode>(Op);
7377   const GlobalValue *GV = GA->getGlobal();
7378
7379   if (Subtarget->isTargetELF()) {
7380     // TODO: implement the "local dynamic" model
7381     // TODO: implement the "initial exec"model for pic executables
7382
7383     // If GV is an alias then use the aliasee for determining
7384     // thread-localness.
7385     if (const GlobalAlias *GA = dyn_cast<GlobalAlias>(GV))
7386       GV = GA->resolveAliasedGlobal(false);
7387
7388     TLSModel::Model model
7389       = getTLSModel(GV, getTargetMachine().getRelocationModel());
7390
7391     switch (model) {
7392       case TLSModel::GeneralDynamic:
7393       case TLSModel::LocalDynamic: // not implemented
7394         if (Subtarget->is64Bit())
7395           return LowerToTLSGeneralDynamicModel64(GA, DAG, getPointerTy());
7396         return LowerToTLSGeneralDynamicModel32(GA, DAG, getPointerTy());
7397
7398       case TLSModel::InitialExec:
7399       case TLSModel::LocalExec:
7400         return LowerToTLSExecModel(GA, DAG, getPointerTy(), model,
7401                                    Subtarget->is64Bit());
7402     }
7403   } else if (Subtarget->isTargetDarwin()) {
7404     // Darwin only has one model of TLS.  Lower to that.
7405     unsigned char OpFlag = 0;
7406     unsigned WrapperKind = Subtarget->isPICStyleRIPRel() ?
7407                            X86ISD::WrapperRIP : X86ISD::Wrapper;
7408
7409     // In PIC mode (unless we're in RIPRel PIC mode) we add an offset to the
7410     // global base reg.
7411     bool PIC32 = (getTargetMachine().getRelocationModel() == Reloc::PIC_) &&
7412                   !Subtarget->is64Bit();
7413     if (PIC32)
7414       OpFlag = X86II::MO_TLVP_PIC_BASE;
7415     else
7416       OpFlag = X86II::MO_TLVP;
7417     DebugLoc DL = Op.getDebugLoc();
7418     SDValue Result = DAG.getTargetGlobalAddress(GA->getGlobal(), DL,
7419                                                 GA->getValueType(0),
7420                                                 GA->getOffset(), OpFlag);
7421     SDValue Offset = DAG.getNode(WrapperKind, DL, getPointerTy(), Result);
7422
7423     // With PIC32, the address is actually $g + Offset.
7424     if (PIC32)
7425       Offset = DAG.getNode(ISD::ADD, DL, getPointerTy(),
7426                            DAG.getNode(X86ISD::GlobalBaseReg,
7427                                        DebugLoc(), getPointerTy()),
7428                            Offset);
7429
7430     // Lowering the machine isd will make sure everything is in the right
7431     // location.
7432     SDValue Chain = DAG.getEntryNode();
7433     SDVTList NodeTys = DAG.getVTList(MVT::Other, MVT::Glue);
7434     SDValue Args[] = { Chain, Offset };
7435     Chain = DAG.getNode(X86ISD::TLSCALL, DL, NodeTys, Args, 2);
7436
7437     // TLSCALL will be codegen'ed as call. Inform MFI that function has calls.
7438     MachineFrameInfo *MFI = DAG.getMachineFunction().getFrameInfo();
7439     MFI->setAdjustsStack(true);
7440
7441     // And our return value (tls address) is in the standard call return value
7442     // location.
7443     unsigned Reg = Subtarget->is64Bit() ? X86::RAX : X86::EAX;
7444     return DAG.getCopyFromReg(Chain, DL, Reg, getPointerTy(),
7445                               Chain.getValue(1));
7446   }
7447
7448   assert(false &&
7449          "TLS not implemented for this target.");
7450
7451   llvm_unreachable("Unreachable");
7452   return SDValue();
7453 }
7454
7455
7456 /// LowerShiftParts - Lower SRA_PARTS and friends, which return two i32 values
7457 /// and take a 2 x i32 value to shift plus a shift amount.
7458 SDValue X86TargetLowering::LowerShiftParts(SDValue Op, SelectionDAG &DAG) const{
7459   assert(Op.getNumOperands() == 3 && "Not a double-shift!");
7460   EVT VT = Op.getValueType();
7461   unsigned VTBits = VT.getSizeInBits();
7462   DebugLoc dl = Op.getDebugLoc();
7463   bool isSRA = Op.getOpcode() == ISD::SRA_PARTS;
7464   SDValue ShOpLo = Op.getOperand(0);
7465   SDValue ShOpHi = Op.getOperand(1);
7466   SDValue ShAmt  = Op.getOperand(2);
7467   SDValue Tmp1 = isSRA ? DAG.getNode(ISD::SRA, dl, VT, ShOpHi,
7468                                      DAG.getConstant(VTBits - 1, MVT::i8))
7469                        : DAG.getConstant(0, VT);
7470
7471   SDValue Tmp2, Tmp3;
7472   if (Op.getOpcode() == ISD::SHL_PARTS) {
7473     Tmp2 = DAG.getNode(X86ISD::SHLD, dl, VT, ShOpHi, ShOpLo, ShAmt);
7474     Tmp3 = DAG.getNode(ISD::SHL, dl, VT, ShOpLo, ShAmt);
7475   } else {
7476     Tmp2 = DAG.getNode(X86ISD::SHRD, dl, VT, ShOpLo, ShOpHi, ShAmt);
7477     Tmp3 = DAG.getNode(isSRA ? ISD::SRA : ISD::SRL, dl, VT, ShOpHi, ShAmt);
7478   }
7479
7480   SDValue AndNode = DAG.getNode(ISD::AND, dl, MVT::i8, ShAmt,
7481                                 DAG.getConstant(VTBits, MVT::i8));
7482   SDValue Cond = DAG.getNode(X86ISD::CMP, dl, MVT::i32,
7483                              AndNode, DAG.getConstant(0, MVT::i8));
7484
7485   SDValue Hi, Lo;
7486   SDValue CC = DAG.getConstant(X86::COND_NE, MVT::i8);
7487   SDValue Ops0[4] = { Tmp2, Tmp3, CC, Cond };
7488   SDValue Ops1[4] = { Tmp3, Tmp1, CC, Cond };
7489
7490   if (Op.getOpcode() == ISD::SHL_PARTS) {
7491     Hi = DAG.getNode(X86ISD::CMOV, dl, VT, Ops0, 4);
7492     Lo = DAG.getNode(X86ISD::CMOV, dl, VT, Ops1, 4);
7493   } else {
7494     Lo = DAG.getNode(X86ISD::CMOV, dl, VT, Ops0, 4);
7495     Hi = DAG.getNode(X86ISD::CMOV, dl, VT, Ops1, 4);
7496   }
7497
7498   SDValue Ops[2] = { Lo, Hi };
7499   return DAG.getMergeValues(Ops, 2, dl);
7500 }
7501
7502 SDValue X86TargetLowering::LowerSINT_TO_FP(SDValue Op,
7503                                            SelectionDAG &DAG) const {
7504   EVT SrcVT = Op.getOperand(0).getValueType();
7505
7506   if (SrcVT.isVector())
7507     return SDValue();
7508
7509   assert(SrcVT.getSimpleVT() <= MVT::i64 && SrcVT.getSimpleVT() >= MVT::i16 &&
7510          "Unknown SINT_TO_FP to lower!");
7511
7512   // These are really Legal; return the operand so the caller accepts it as
7513   // Legal.
7514   if (SrcVT == MVT::i32 && isScalarFPTypeInSSEReg(Op.getValueType()))
7515     return Op;
7516   if (SrcVT == MVT::i64 && isScalarFPTypeInSSEReg(Op.getValueType()) &&
7517       Subtarget->is64Bit()) {
7518     return Op;
7519   }
7520
7521   DebugLoc dl = Op.getDebugLoc();
7522   unsigned Size = SrcVT.getSizeInBits()/8;
7523   MachineFunction &MF = DAG.getMachineFunction();
7524   int SSFI = MF.getFrameInfo()->CreateStackObject(Size, Size, false);
7525   SDValue StackSlot = DAG.getFrameIndex(SSFI, getPointerTy());
7526   SDValue Chain = DAG.getStore(DAG.getEntryNode(), dl, Op.getOperand(0),
7527                                StackSlot,
7528                                MachinePointerInfo::getFixedStack(SSFI),
7529                                false, false, 0);
7530   return BuildFILD(Op, SrcVT, Chain, StackSlot, DAG);
7531 }
7532
7533 SDValue X86TargetLowering::BuildFILD(SDValue Op, EVT SrcVT, SDValue Chain,
7534                                      SDValue StackSlot,
7535                                      SelectionDAG &DAG) const {
7536   // Build the FILD
7537   DebugLoc DL = Op.getDebugLoc();
7538   SDVTList Tys;
7539   bool useSSE = isScalarFPTypeInSSEReg(Op.getValueType());
7540   if (useSSE)
7541     Tys = DAG.getVTList(MVT::f64, MVT::Other, MVT::Glue);
7542   else
7543     Tys = DAG.getVTList(Op.getValueType(), MVT::Other);
7544
7545   unsigned ByteSize = SrcVT.getSizeInBits()/8;
7546
7547   FrameIndexSDNode *FI = dyn_cast<FrameIndexSDNode>(StackSlot);
7548   MachineMemOperand *MMO;
7549   if (FI) {
7550     int SSFI = FI->getIndex();
7551     MMO =
7552       DAG.getMachineFunction()
7553       .getMachineMemOperand(MachinePointerInfo::getFixedStack(SSFI),
7554                             MachineMemOperand::MOLoad, ByteSize, ByteSize);
7555   } else {
7556     MMO = cast<LoadSDNode>(StackSlot)->getMemOperand();
7557     StackSlot = StackSlot.getOperand(1);
7558   }
7559   SDValue Ops[] = { Chain, StackSlot, DAG.getValueType(SrcVT) };
7560   SDValue Result = DAG.getMemIntrinsicNode(useSSE ? X86ISD::FILD_FLAG :
7561                                            X86ISD::FILD, DL,
7562                                            Tys, Ops, array_lengthof(Ops),
7563                                            SrcVT, MMO);
7564
7565   if (useSSE) {
7566     Chain = Result.getValue(1);
7567     SDValue InFlag = Result.getValue(2);
7568
7569     // FIXME: Currently the FST is flagged to the FILD_FLAG. This
7570     // shouldn't be necessary except that RFP cannot be live across
7571     // multiple blocks. When stackifier is fixed, they can be uncoupled.
7572     MachineFunction &MF = DAG.getMachineFunction();
7573     unsigned SSFISize = Op.getValueType().getSizeInBits()/8;
7574     int SSFI = MF.getFrameInfo()->CreateStackObject(SSFISize, SSFISize, false);
7575     SDValue StackSlot = DAG.getFrameIndex(SSFI, getPointerTy());
7576     Tys = DAG.getVTList(MVT::Other);
7577     SDValue Ops[] = {
7578       Chain, Result, StackSlot, DAG.getValueType(Op.getValueType()), InFlag
7579     };
7580     MachineMemOperand *MMO =
7581       DAG.getMachineFunction()
7582       .getMachineMemOperand(MachinePointerInfo::getFixedStack(SSFI),
7583                             MachineMemOperand::MOStore, SSFISize, SSFISize);
7584
7585     Chain = DAG.getMemIntrinsicNode(X86ISD::FST, DL, Tys,
7586                                     Ops, array_lengthof(Ops),
7587                                     Op.getValueType(), MMO);
7588     Result = DAG.getLoad(Op.getValueType(), DL, Chain, StackSlot,
7589                          MachinePointerInfo::getFixedStack(SSFI),
7590                          false, false, false, 0);
7591   }
7592
7593   return Result;
7594 }
7595
7596 // LowerUINT_TO_FP_i64 - 64-bit unsigned integer to double expansion.
7597 SDValue X86TargetLowering::LowerUINT_TO_FP_i64(SDValue Op,
7598                                                SelectionDAG &DAG) const {
7599   // This algorithm is not obvious. Here it is what we're trying to output:
7600   /*
7601      movq       %rax,  %xmm0
7602      punpckldq  (c0),  %xmm0  // c0: (uint4){ 0x43300000U, 0x45300000U, 0U, 0U }
7603      subpd      (c1),  %xmm0  // c1: (double2){ 0x1.0p52, 0x1.0p52 * 0x1.0p32 }
7604      #ifdef __SSE3__
7605        haddpd   %xmm0, %xmm0          
7606      #else
7607        pshufd   $0x4e, %xmm0, %xmm1 
7608        addpd    %xmm1, %xmm0
7609      #endif
7610   */
7611
7612   DebugLoc dl = Op.getDebugLoc();
7613   LLVMContext *Context = DAG.getContext();
7614
7615   // Build some magic constants.
7616   SmallVector<Constant*,4> CV0;
7617   CV0.push_back(ConstantInt::get(*Context, APInt(32, 0x43300000)));
7618   CV0.push_back(ConstantInt::get(*Context, APInt(32, 0x45300000)));
7619   CV0.push_back(ConstantInt::get(*Context, APInt(32, 0)));
7620   CV0.push_back(ConstantInt::get(*Context, APInt(32, 0)));
7621   Constant *C0 = ConstantVector::get(CV0);
7622   SDValue CPIdx0 = DAG.getConstantPool(C0, getPointerTy(), 16);
7623
7624   SmallVector<Constant*,2> CV1;
7625   CV1.push_back(
7626     ConstantFP::get(*Context, APFloat(APInt(64, 0x4330000000000000ULL))));
7627   CV1.push_back(
7628     ConstantFP::get(*Context, APFloat(APInt(64, 0x4530000000000000ULL))));
7629   Constant *C1 = ConstantVector::get(CV1);
7630   SDValue CPIdx1 = DAG.getConstantPool(C1, getPointerTy(), 16);
7631
7632   // Load the 64-bit value into an XMM register.
7633   SDValue XR1 = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, MVT::v2i64,
7634                             Op.getOperand(0));
7635   SDValue CLod0 = DAG.getLoad(MVT::v4i32, dl, DAG.getEntryNode(), CPIdx0,
7636                               MachinePointerInfo::getConstantPool(),
7637                               false, false, false, 16);
7638   SDValue Unpck1 = getUnpackl(DAG, dl, MVT::v4i32,
7639                               DAG.getNode(ISD::BITCAST, dl, MVT::v4i32, XR1),
7640                               CLod0);
7641
7642   SDValue CLod1 = DAG.getLoad(MVT::v2f64, dl, CLod0.getValue(1), CPIdx1,
7643                               MachinePointerInfo::getConstantPool(),
7644                               false, false, false, 16);
7645   SDValue XR2F = DAG.getNode(ISD::BITCAST, dl, MVT::v2f64, Unpck1);
7646   SDValue Sub = DAG.getNode(ISD::FSUB, dl, MVT::v2f64, XR2F, CLod1);
7647   SDValue Result;
7648
7649   if (Subtarget->hasSSE3()) {
7650     // FIXME: The 'haddpd' instruction may be slower than 'movhlps + addsd'.
7651     Result = DAG.getNode(X86ISD::FHADD, dl, MVT::v2f64, Sub, Sub);
7652   } else {
7653     SDValue S2F = DAG.getNode(ISD::BITCAST, dl, MVT::v4i32, Sub);
7654     SDValue Shuffle = getTargetShuffleNode(X86ISD::PSHUFD, dl, MVT::v4i32,
7655                                            S2F, 0x4E, DAG);
7656     Result = DAG.getNode(ISD::FADD, dl, MVT::v2f64,
7657                          DAG.getNode(ISD::BITCAST, dl, MVT::v2f64, Shuffle),
7658                          Sub);
7659   }
7660
7661   return DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::f64, Result,
7662                      DAG.getIntPtrConstant(0));
7663 }
7664
7665 // LowerUINT_TO_FP_i32 - 32-bit unsigned integer to float expansion.
7666 SDValue X86TargetLowering::LowerUINT_TO_FP_i32(SDValue Op,
7667                                                SelectionDAG &DAG) const {
7668   DebugLoc dl = Op.getDebugLoc();
7669   // FP constant to bias correct the final result.
7670   SDValue Bias = DAG.getConstantFP(BitsToDouble(0x4330000000000000ULL),
7671                                    MVT::f64);
7672
7673   // Load the 32-bit value into an XMM register.
7674   SDValue Load = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, MVT::v4i32,
7675                              Op.getOperand(0));
7676
7677   // Zero out the upper parts of the register.
7678   Load = getShuffleVectorZeroOrUndef(Load, 0, true, Subtarget, DAG);
7679
7680   Load = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::f64,
7681                      DAG.getNode(ISD::BITCAST, dl, MVT::v2f64, Load),
7682                      DAG.getIntPtrConstant(0));
7683
7684   // Or the load with the bias.
7685   SDValue Or = DAG.getNode(ISD::OR, dl, MVT::v2i64,
7686                            DAG.getNode(ISD::BITCAST, dl, MVT::v2i64,
7687                                        DAG.getNode(ISD::SCALAR_TO_VECTOR, dl,
7688                                                    MVT::v2f64, Load)),
7689                            DAG.getNode(ISD::BITCAST, dl, MVT::v2i64,
7690                                        DAG.getNode(ISD::SCALAR_TO_VECTOR, dl,
7691                                                    MVT::v2f64, Bias)));
7692   Or = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::f64,
7693                    DAG.getNode(ISD::BITCAST, dl, MVT::v2f64, Or),
7694                    DAG.getIntPtrConstant(0));
7695
7696   // Subtract the bias.
7697   SDValue Sub = DAG.getNode(ISD::FSUB, dl, MVT::f64, Or, Bias);
7698
7699   // Handle final rounding.
7700   EVT DestVT = Op.getValueType();
7701
7702   if (DestVT.bitsLT(MVT::f64)) {
7703     return DAG.getNode(ISD::FP_ROUND, dl, DestVT, Sub,
7704                        DAG.getIntPtrConstant(0));
7705   } else if (DestVT.bitsGT(MVT::f64)) {
7706     return DAG.getNode(ISD::FP_EXTEND, dl, DestVT, Sub);
7707   }
7708
7709   // Handle final rounding.
7710   return Sub;
7711 }
7712
7713 SDValue X86TargetLowering::LowerUINT_TO_FP(SDValue Op,
7714                                            SelectionDAG &DAG) const {
7715   SDValue N0 = Op.getOperand(0);
7716   DebugLoc dl = Op.getDebugLoc();
7717
7718   // Since UINT_TO_FP is legal (it's marked custom), dag combiner won't
7719   // optimize it to a SINT_TO_FP when the sign bit is known zero. Perform
7720   // the optimization here.
7721   if (DAG.SignBitIsZero(N0))
7722     return DAG.getNode(ISD::SINT_TO_FP, dl, Op.getValueType(), N0);
7723
7724   EVT SrcVT = N0.getValueType();
7725   EVT DstVT = Op.getValueType();
7726   if (SrcVT == MVT::i64 && DstVT == MVT::f64 && X86ScalarSSEf64)
7727     return LowerUINT_TO_FP_i64(Op, DAG);
7728   else if (SrcVT == MVT::i32 && X86ScalarSSEf64)
7729     return LowerUINT_TO_FP_i32(Op, DAG);
7730   else if (Subtarget->is64Bit() &&
7731            SrcVT == MVT::i64 && DstVT == MVT::f32)
7732     return SDValue();
7733
7734   // Make a 64-bit buffer, and use it to build an FILD.
7735   SDValue StackSlot = DAG.CreateStackTemporary(MVT::i64);
7736   if (SrcVT == MVT::i32) {
7737     SDValue WordOff = DAG.getConstant(4, getPointerTy());
7738     SDValue OffsetSlot = DAG.getNode(ISD::ADD, dl,
7739                                      getPointerTy(), StackSlot, WordOff);
7740     SDValue Store1 = DAG.getStore(DAG.getEntryNode(), dl, Op.getOperand(0),
7741                                   StackSlot, MachinePointerInfo(),
7742                                   false, false, 0);
7743     SDValue Store2 = DAG.getStore(Store1, dl, DAG.getConstant(0, MVT::i32),
7744                                   OffsetSlot, MachinePointerInfo(),
7745                                   false, false, 0);
7746     SDValue Fild = BuildFILD(Op, MVT::i64, Store2, StackSlot, DAG);
7747     return Fild;
7748   }
7749
7750   assert(SrcVT == MVT::i64 && "Unexpected type in UINT_TO_FP");
7751   SDValue Store = DAG.getStore(DAG.getEntryNode(), dl, Op.getOperand(0),
7752                                StackSlot, MachinePointerInfo(),
7753                                false, false, 0);
7754   // For i64 source, we need to add the appropriate power of 2 if the input
7755   // was negative.  This is the same as the optimization in
7756   // DAGTypeLegalizer::ExpandIntOp_UNIT_TO_FP, and for it to be safe here,
7757   // we must be careful to do the computation in x87 extended precision, not
7758   // in SSE. (The generic code can't know it's OK to do this, or how to.)
7759   int SSFI = cast<FrameIndexSDNode>(StackSlot)->getIndex();
7760   MachineMemOperand *MMO =
7761     DAG.getMachineFunction()
7762     .getMachineMemOperand(MachinePointerInfo::getFixedStack(SSFI),
7763                           MachineMemOperand::MOLoad, 8, 8);
7764
7765   SDVTList Tys = DAG.getVTList(MVT::f80, MVT::Other);
7766   SDValue Ops[] = { Store, StackSlot, DAG.getValueType(MVT::i64) };
7767   SDValue Fild = DAG.getMemIntrinsicNode(X86ISD::FILD, dl, Tys, Ops, 3,
7768                                          MVT::i64, MMO);
7769
7770   APInt FF(32, 0x5F800000ULL);
7771
7772   // Check whether the sign bit is set.
7773   SDValue SignSet = DAG.getSetCC(dl, getSetCCResultType(MVT::i64),
7774                                  Op.getOperand(0), DAG.getConstant(0, MVT::i64),
7775                                  ISD::SETLT);
7776
7777   // Build a 64 bit pair (0, FF) in the constant pool, with FF in the lo bits.
7778   SDValue FudgePtr = DAG.getConstantPool(
7779                              ConstantInt::get(*DAG.getContext(), FF.zext(64)),
7780                                          getPointerTy());
7781
7782   // Get a pointer to FF if the sign bit was set, or to 0 otherwise.
7783   SDValue Zero = DAG.getIntPtrConstant(0);
7784   SDValue Four = DAG.getIntPtrConstant(4);
7785   SDValue Offset = DAG.getNode(ISD::SELECT, dl, Zero.getValueType(), SignSet,
7786                                Zero, Four);
7787   FudgePtr = DAG.getNode(ISD::ADD, dl, getPointerTy(), FudgePtr, Offset);
7788
7789   // Load the value out, extending it from f32 to f80.
7790   // FIXME: Avoid the extend by constructing the right constant pool?
7791   SDValue Fudge = DAG.getExtLoad(ISD::EXTLOAD, dl, MVT::f80, DAG.getEntryNode(),
7792                                  FudgePtr, MachinePointerInfo::getConstantPool(),
7793                                  MVT::f32, false, false, 4);
7794   // Extend everything to 80 bits to force it to be done on x87.
7795   SDValue Add = DAG.getNode(ISD::FADD, dl, MVT::f80, Fild, Fudge);
7796   return DAG.getNode(ISD::FP_ROUND, dl, DstVT, Add, DAG.getIntPtrConstant(0));
7797 }
7798
7799 std::pair<SDValue,SDValue> X86TargetLowering::
7800 FP_TO_INTHelper(SDValue Op, SelectionDAG &DAG, bool IsSigned) const {
7801   DebugLoc DL = Op.getDebugLoc();
7802
7803   EVT DstTy = Op.getValueType();
7804
7805   if (!IsSigned) {
7806     assert(DstTy == MVT::i32 && "Unexpected FP_TO_UINT");
7807     DstTy = MVT::i64;
7808   }
7809
7810   assert(DstTy.getSimpleVT() <= MVT::i64 &&
7811          DstTy.getSimpleVT() >= MVT::i16 &&
7812          "Unknown FP_TO_SINT to lower!");
7813
7814   // These are really Legal.
7815   if (DstTy == MVT::i32 &&
7816       isScalarFPTypeInSSEReg(Op.getOperand(0).getValueType()))
7817     return std::make_pair(SDValue(), SDValue());
7818   if (Subtarget->is64Bit() &&
7819       DstTy == MVT::i64 &&
7820       isScalarFPTypeInSSEReg(Op.getOperand(0).getValueType()))
7821     return std::make_pair(SDValue(), SDValue());
7822
7823   // We lower FP->sint64 into FISTP64, followed by a load, all to a temporary
7824   // stack slot.
7825   MachineFunction &MF = DAG.getMachineFunction();
7826   unsigned MemSize = DstTy.getSizeInBits()/8;
7827   int SSFI = MF.getFrameInfo()->CreateStackObject(MemSize, MemSize, false);
7828   SDValue StackSlot = DAG.getFrameIndex(SSFI, getPointerTy());
7829
7830
7831
7832   unsigned Opc;
7833   switch (DstTy.getSimpleVT().SimpleTy) {
7834   default: llvm_unreachable("Invalid FP_TO_SINT to lower!");
7835   case MVT::i16: Opc = X86ISD::FP_TO_INT16_IN_MEM; break;
7836   case MVT::i32: Opc = X86ISD::FP_TO_INT32_IN_MEM; break;
7837   case MVT::i64: Opc = X86ISD::FP_TO_INT64_IN_MEM; break;
7838   }
7839
7840   SDValue Chain = DAG.getEntryNode();
7841   SDValue Value = Op.getOperand(0);
7842   EVT TheVT = Op.getOperand(0).getValueType();
7843   if (isScalarFPTypeInSSEReg(TheVT)) {
7844     assert(DstTy == MVT::i64 && "Invalid FP_TO_SINT to lower!");
7845     Chain = DAG.getStore(Chain, DL, Value, StackSlot,
7846                          MachinePointerInfo::getFixedStack(SSFI),
7847                          false, false, 0);
7848     SDVTList Tys = DAG.getVTList(Op.getOperand(0).getValueType(), MVT::Other);
7849     SDValue Ops[] = {
7850       Chain, StackSlot, DAG.getValueType(TheVT)
7851     };
7852
7853     MachineMemOperand *MMO =
7854       MF.getMachineMemOperand(MachinePointerInfo::getFixedStack(SSFI),
7855                               MachineMemOperand::MOLoad, MemSize, MemSize);
7856     Value = DAG.getMemIntrinsicNode(X86ISD::FLD, DL, Tys, Ops, 3,
7857                                     DstTy, MMO);
7858     Chain = Value.getValue(1);
7859     SSFI = MF.getFrameInfo()->CreateStackObject(MemSize, MemSize, false);
7860     StackSlot = DAG.getFrameIndex(SSFI, getPointerTy());
7861   }
7862
7863   MachineMemOperand *MMO =
7864     MF.getMachineMemOperand(MachinePointerInfo::getFixedStack(SSFI),
7865                             MachineMemOperand::MOStore, MemSize, MemSize);
7866
7867   // Build the FP_TO_INT*_IN_MEM
7868   SDValue Ops[] = { Chain, Value, StackSlot };
7869   SDValue FIST = DAG.getMemIntrinsicNode(Opc, DL, DAG.getVTList(MVT::Other),
7870                                          Ops, 3, DstTy, MMO);
7871
7872   return std::make_pair(FIST, StackSlot);
7873 }
7874
7875 SDValue X86TargetLowering::LowerFP_TO_SINT(SDValue Op,
7876                                            SelectionDAG &DAG) const {
7877   if (Op.getValueType().isVector())
7878     return SDValue();
7879
7880   std::pair<SDValue,SDValue> Vals = FP_TO_INTHelper(Op, DAG, true);
7881   SDValue FIST = Vals.first, StackSlot = Vals.second;
7882   // If FP_TO_INTHelper failed, the node is actually supposed to be Legal.
7883   if (FIST.getNode() == 0) return Op;
7884
7885   // Load the result.
7886   return DAG.getLoad(Op.getValueType(), Op.getDebugLoc(),
7887                      FIST, StackSlot, MachinePointerInfo(),
7888                      false, false, false, 0);
7889 }
7890
7891 SDValue X86TargetLowering::LowerFP_TO_UINT(SDValue Op,
7892                                            SelectionDAG &DAG) const {
7893   std::pair<SDValue,SDValue> Vals = FP_TO_INTHelper(Op, DAG, false);
7894   SDValue FIST = Vals.first, StackSlot = Vals.second;
7895   assert(FIST.getNode() && "Unexpected failure");
7896
7897   // Load the result.
7898   return DAG.getLoad(Op.getValueType(), Op.getDebugLoc(),
7899                      FIST, StackSlot, MachinePointerInfo(),
7900                      false, false, false, 0);
7901 }
7902
7903 SDValue X86TargetLowering::LowerFABS(SDValue Op,
7904                                      SelectionDAG &DAG) const {
7905   LLVMContext *Context = DAG.getContext();
7906   DebugLoc dl = Op.getDebugLoc();
7907   EVT VT = Op.getValueType();
7908   EVT EltVT = VT;
7909   if (VT.isVector())
7910     EltVT = VT.getVectorElementType();
7911   SmallVector<Constant*,4> CV;
7912   if (EltVT == MVT::f64) {
7913     Constant *C = ConstantFP::get(*Context, APFloat(APInt(64, ~(1ULL << 63))));
7914     CV.assign(2, C);
7915   } else {
7916     Constant *C = ConstantFP::get(*Context, APFloat(APInt(32, ~(1U << 31))));
7917     CV.assign(4, C);
7918   }
7919   Constant *C = ConstantVector::get(CV);
7920   SDValue CPIdx = DAG.getConstantPool(C, getPointerTy(), 16);
7921   SDValue Mask = DAG.getLoad(VT, dl, DAG.getEntryNode(), CPIdx,
7922                              MachinePointerInfo::getConstantPool(),
7923                              false, false, false, 16);
7924   return DAG.getNode(X86ISD::FAND, dl, VT, Op.getOperand(0), Mask);
7925 }
7926
7927 SDValue X86TargetLowering::LowerFNEG(SDValue Op, SelectionDAG &DAG) const {
7928   LLVMContext *Context = DAG.getContext();
7929   DebugLoc dl = Op.getDebugLoc();
7930   EVT VT = Op.getValueType();
7931   EVT EltVT = VT;
7932   unsigned NumElts = VT == MVT::f64 ? 2 : 4;
7933   if (VT.isVector()) {
7934     EltVT = VT.getVectorElementType();
7935     NumElts = VT.getVectorNumElements();
7936   }
7937   SmallVector<Constant*,8> CV;
7938   if (EltVT == MVT::f64) {
7939     Constant *C = ConstantFP::get(*Context, APFloat(APInt(64, 1ULL << 63)));
7940     CV.assign(NumElts, C);
7941   } else {
7942     Constant *C = ConstantFP::get(*Context, APFloat(APInt(32, 1U << 31)));
7943     CV.assign(NumElts, C);
7944   }
7945   Constant *C = ConstantVector::get(CV);
7946   SDValue CPIdx = DAG.getConstantPool(C, getPointerTy(), 16);
7947   SDValue Mask = DAG.getLoad(VT, dl, DAG.getEntryNode(), CPIdx,
7948                              MachinePointerInfo::getConstantPool(),
7949                              false, false, false, 16);
7950   if (VT.isVector()) {
7951     MVT XORVT = VT.getSizeInBits() == 128 ? MVT::v2i64 : MVT::v4i64;
7952     return DAG.getNode(ISD::BITCAST, dl, VT,
7953                        DAG.getNode(ISD::XOR, dl, XORVT,
7954                     DAG.getNode(ISD::BITCAST, dl, XORVT,
7955                                 Op.getOperand(0)),
7956                     DAG.getNode(ISD::BITCAST, dl, XORVT, Mask)));
7957   } else {
7958     return DAG.getNode(X86ISD::FXOR, dl, VT, Op.getOperand(0), Mask);
7959   }
7960 }
7961
7962 SDValue X86TargetLowering::LowerFCOPYSIGN(SDValue Op, SelectionDAG &DAG) const {
7963   LLVMContext *Context = DAG.getContext();
7964   SDValue Op0 = Op.getOperand(0);
7965   SDValue Op1 = Op.getOperand(1);
7966   DebugLoc dl = Op.getDebugLoc();
7967   EVT VT = Op.getValueType();
7968   EVT SrcVT = Op1.getValueType();
7969
7970   // If second operand is smaller, extend it first.
7971   if (SrcVT.bitsLT(VT)) {
7972     Op1 = DAG.getNode(ISD::FP_EXTEND, dl, VT, Op1);
7973     SrcVT = VT;
7974   }
7975   // And if it is bigger, shrink it first.
7976   if (SrcVT.bitsGT(VT)) {
7977     Op1 = DAG.getNode(ISD::FP_ROUND, dl, VT, Op1, DAG.getIntPtrConstant(1));
7978     SrcVT = VT;
7979   }
7980
7981   // At this point the operands and the result should have the same
7982   // type, and that won't be f80 since that is not custom lowered.
7983
7984   // First get the sign bit of second operand.
7985   SmallVector<Constant*,4> CV;
7986   if (SrcVT == MVT::f64) {
7987     CV.push_back(ConstantFP::get(*Context, APFloat(APInt(64, 1ULL << 63))));
7988     CV.push_back(ConstantFP::get(*Context, APFloat(APInt(64, 0))));
7989   } else {
7990     CV.push_back(ConstantFP::get(*Context, APFloat(APInt(32, 1U << 31))));
7991     CV.push_back(ConstantFP::get(*Context, APFloat(APInt(32, 0))));
7992     CV.push_back(ConstantFP::get(*Context, APFloat(APInt(32, 0))));
7993     CV.push_back(ConstantFP::get(*Context, APFloat(APInt(32, 0))));
7994   }
7995   Constant *C = ConstantVector::get(CV);
7996   SDValue CPIdx = DAG.getConstantPool(C, getPointerTy(), 16);
7997   SDValue Mask1 = DAG.getLoad(SrcVT, dl, DAG.getEntryNode(), CPIdx,
7998                               MachinePointerInfo::getConstantPool(),
7999                               false, false, false, 16);
8000   SDValue SignBit = DAG.getNode(X86ISD::FAND, dl, SrcVT, Op1, Mask1);
8001
8002   // Shift sign bit right or left if the two operands have different types.
8003   if (SrcVT.bitsGT(VT)) {
8004     // Op0 is MVT::f32, Op1 is MVT::f64.
8005     SignBit = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, MVT::v2f64, SignBit);
8006     SignBit = DAG.getNode(X86ISD::FSRL, dl, MVT::v2f64, SignBit,
8007                           DAG.getConstant(32, MVT::i32));
8008     SignBit = DAG.getNode(ISD::BITCAST, dl, MVT::v4f32, SignBit);
8009     SignBit = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::f32, SignBit,
8010                           DAG.getIntPtrConstant(0));
8011   }
8012
8013   // Clear first operand sign bit.
8014   CV.clear();
8015   if (VT == MVT::f64) {
8016     CV.push_back(ConstantFP::get(*Context, APFloat(APInt(64, ~(1ULL << 63)))));
8017     CV.push_back(ConstantFP::get(*Context, APFloat(APInt(64, 0))));
8018   } else {
8019     CV.push_back(ConstantFP::get(*Context, APFloat(APInt(32, ~(1U << 31)))));
8020     CV.push_back(ConstantFP::get(*Context, APFloat(APInt(32, 0))));
8021     CV.push_back(ConstantFP::get(*Context, APFloat(APInt(32, 0))));
8022     CV.push_back(ConstantFP::get(*Context, APFloat(APInt(32, 0))));
8023   }
8024   C = ConstantVector::get(CV);
8025   CPIdx = DAG.getConstantPool(C, getPointerTy(), 16);
8026   SDValue Mask2 = DAG.getLoad(VT, dl, DAG.getEntryNode(), CPIdx,
8027                               MachinePointerInfo::getConstantPool(),
8028                               false, false, false, 16);
8029   SDValue Val = DAG.getNode(X86ISD::FAND, dl, VT, Op0, Mask2);
8030
8031   // Or the value with the sign bit.
8032   return DAG.getNode(X86ISD::FOR, dl, VT, Val, SignBit);
8033 }
8034
8035 SDValue X86TargetLowering::LowerFGETSIGN(SDValue Op, SelectionDAG &DAG) const {
8036   SDValue N0 = Op.getOperand(0);
8037   DebugLoc dl = Op.getDebugLoc();
8038   EVT VT = Op.getValueType();
8039
8040   // Lower ISD::FGETSIGN to (AND (X86ISD::FGETSIGNx86 ...) 1).
8041   SDValue xFGETSIGN = DAG.getNode(X86ISD::FGETSIGNx86, dl, VT, N0,
8042                                   DAG.getConstant(1, VT));
8043   return DAG.getNode(ISD::AND, dl, VT, xFGETSIGN, DAG.getConstant(1, VT));
8044 }
8045
8046 /// Emit nodes that will be selected as "test Op0,Op0", or something
8047 /// equivalent.
8048 SDValue X86TargetLowering::EmitTest(SDValue Op, unsigned X86CC,
8049                                     SelectionDAG &DAG) const {
8050   DebugLoc dl = Op.getDebugLoc();
8051
8052   // CF and OF aren't always set the way we want. Determine which
8053   // of these we need.
8054   bool NeedCF = false;
8055   bool NeedOF = false;
8056   switch (X86CC) {
8057   default: break;
8058   case X86::COND_A: case X86::COND_AE:
8059   case X86::COND_B: case X86::COND_BE:
8060     NeedCF = true;
8061     break;
8062   case X86::COND_G: case X86::COND_GE:
8063   case X86::COND_L: case X86::COND_LE:
8064   case X86::COND_O: case X86::COND_NO:
8065     NeedOF = true;
8066     break;
8067   }
8068
8069   // See if we can use the EFLAGS value from the operand instead of
8070   // doing a separate TEST. TEST always sets OF and CF to 0, so unless
8071   // we prove that the arithmetic won't overflow, we can't use OF or CF.
8072   if (Op.getResNo() != 0 || NeedOF || NeedCF)
8073     // Emit a CMP with 0, which is the TEST pattern.
8074     return DAG.getNode(X86ISD::CMP, dl, MVT::i32, Op,
8075                        DAG.getConstant(0, Op.getValueType()));
8076
8077   unsigned Opcode = 0;
8078   unsigned NumOperands = 0;
8079   switch (Op.getNode()->getOpcode()) {
8080   case ISD::ADD:
8081     // Due to an isel shortcoming, be conservative if this add is likely to be
8082     // selected as part of a load-modify-store instruction. When the root node
8083     // in a match is a store, isel doesn't know how to remap non-chain non-flag
8084     // uses of other nodes in the match, such as the ADD in this case. This
8085     // leads to the ADD being left around and reselected, with the result being
8086     // two adds in the output.  Alas, even if none our users are stores, that
8087     // doesn't prove we're O.K.  Ergo, if we have any parents that aren't
8088     // CopyToReg or SETCC, eschew INC/DEC.  A better fix seems to require
8089     // climbing the DAG back to the root, and it doesn't seem to be worth the
8090     // effort.
8091     for (SDNode::use_iterator UI = Op.getNode()->use_begin(),
8092          UE = Op.getNode()->use_end(); UI != UE; ++UI)
8093       if (UI->getOpcode() != ISD::CopyToReg &&
8094           UI->getOpcode() != ISD::SETCC &&
8095           UI->getOpcode() != ISD::STORE)
8096         goto default_case;
8097
8098     if (ConstantSDNode *C =
8099         dyn_cast<ConstantSDNode>(Op.getNode()->getOperand(1))) {
8100       // An add of one will be selected as an INC.
8101       if (C->getAPIntValue() == 1) {
8102         Opcode = X86ISD::INC;
8103         NumOperands = 1;
8104         break;
8105       }
8106
8107       // An add of negative one (subtract of one) will be selected as a DEC.
8108       if (C->getAPIntValue().isAllOnesValue()) {
8109         Opcode = X86ISD::DEC;
8110         NumOperands = 1;
8111         break;
8112       }
8113     }
8114
8115     // Otherwise use a regular EFLAGS-setting add.
8116     Opcode = X86ISD::ADD;
8117     NumOperands = 2;
8118     break;
8119   case ISD::AND: {
8120     // If the primary and result isn't used, don't bother using X86ISD::AND,
8121     // because a TEST instruction will be better.
8122     bool NonFlagUse = false;
8123     for (SDNode::use_iterator UI = Op.getNode()->use_begin(),
8124            UE = Op.getNode()->use_end(); UI != UE; ++UI) {
8125       SDNode *User = *UI;
8126       unsigned UOpNo = UI.getOperandNo();
8127       if (User->getOpcode() == ISD::TRUNCATE && User->hasOneUse()) {
8128         // Look pass truncate.
8129         UOpNo = User->use_begin().getOperandNo();
8130         User = *User->use_begin();
8131       }
8132
8133       if (User->getOpcode() != ISD::BRCOND &&
8134           User->getOpcode() != ISD::SETCC &&
8135           (User->getOpcode() != ISD::SELECT || UOpNo != 0)) {
8136         NonFlagUse = true;
8137         break;
8138       }
8139     }
8140
8141     if (!NonFlagUse)
8142       break;
8143   }
8144     // FALL THROUGH
8145   case ISD::SUB:
8146   case ISD::OR:
8147   case ISD::XOR:
8148     // Due to the ISEL shortcoming noted above, be conservative if this op is
8149     // likely to be selected as part of a load-modify-store instruction.
8150     for (SDNode::use_iterator UI = Op.getNode()->use_begin(),
8151            UE = Op.getNode()->use_end(); UI != UE; ++UI)
8152       if (UI->getOpcode() == ISD::STORE)
8153         goto default_case;
8154
8155     // Otherwise use a regular EFLAGS-setting instruction.
8156     switch (Op.getNode()->getOpcode()) {
8157     default: llvm_unreachable("unexpected operator!");
8158     case ISD::SUB: Opcode = X86ISD::SUB; break;
8159     case ISD::OR:  Opcode = X86ISD::OR;  break;
8160     case ISD::XOR: Opcode = X86ISD::XOR; break;
8161     case ISD::AND: Opcode = X86ISD::AND; break;
8162     }
8163
8164     NumOperands = 2;
8165     break;
8166   case X86ISD::ADD:
8167   case X86ISD::SUB:
8168   case X86ISD::INC:
8169   case X86ISD::DEC:
8170   case X86ISD::OR:
8171   case X86ISD::XOR:
8172   case X86ISD::AND:
8173     return SDValue(Op.getNode(), 1);
8174   default:
8175   default_case:
8176     break;
8177   }
8178
8179   if (Opcode == 0)
8180     // Emit a CMP with 0, which is the TEST pattern.
8181     return DAG.getNode(X86ISD::CMP, dl, MVT::i32, Op,
8182                        DAG.getConstant(0, Op.getValueType()));
8183
8184   SDVTList VTs = DAG.getVTList(Op.getValueType(), MVT::i32);
8185   SmallVector<SDValue, 4> Ops;
8186   for (unsigned i = 0; i != NumOperands; ++i)
8187     Ops.push_back(Op.getOperand(i));
8188
8189   SDValue New = DAG.getNode(Opcode, dl, VTs, &Ops[0], NumOperands);
8190   DAG.ReplaceAllUsesWith(Op, New);
8191   return SDValue(New.getNode(), 1);
8192 }
8193
8194 /// Emit nodes that will be selected as "cmp Op0,Op1", or something
8195 /// equivalent.
8196 SDValue X86TargetLowering::EmitCmp(SDValue Op0, SDValue Op1, unsigned X86CC,
8197                                    SelectionDAG &DAG) const {
8198   if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op1))
8199     if (C->getAPIntValue() == 0)
8200       return EmitTest(Op0, X86CC, DAG);
8201
8202   DebugLoc dl = Op0.getDebugLoc();
8203   return DAG.getNode(X86ISD::CMP, dl, MVT::i32, Op0, Op1);
8204 }
8205
8206 /// LowerToBT - Result of 'and' is compared against zero. Turn it into a BT node
8207 /// if it's possible.
8208 SDValue X86TargetLowering::LowerToBT(SDValue And, ISD::CondCode CC,
8209                                      DebugLoc dl, SelectionDAG &DAG) const {
8210   SDValue Op0 = And.getOperand(0);
8211   SDValue Op1 = And.getOperand(1);
8212   if (Op0.getOpcode() == ISD::TRUNCATE)
8213     Op0 = Op0.getOperand(0);
8214   if (Op1.getOpcode() == ISD::TRUNCATE)
8215     Op1 = Op1.getOperand(0);
8216
8217   SDValue LHS, RHS;
8218   if (Op1.getOpcode() == ISD::SHL)
8219     std::swap(Op0, Op1);
8220   if (Op0.getOpcode() == ISD::SHL) {
8221     if (ConstantSDNode *And00C = dyn_cast<ConstantSDNode>(Op0.getOperand(0)))
8222       if (And00C->getZExtValue() == 1) {
8223         // If we looked past a truncate, check that it's only truncating away
8224         // known zeros.
8225         unsigned BitWidth = Op0.getValueSizeInBits();
8226         unsigned AndBitWidth = And.getValueSizeInBits();
8227         if (BitWidth > AndBitWidth) {
8228           APInt Mask = APInt::getAllOnesValue(BitWidth), Zeros, Ones;
8229           DAG.ComputeMaskedBits(Op0, Mask, Zeros, Ones);
8230           if (Zeros.countLeadingOnes() < BitWidth - AndBitWidth)
8231             return SDValue();
8232         }
8233         LHS = Op1;
8234         RHS = Op0.getOperand(1);
8235       }
8236   } else if (Op1.getOpcode() == ISD::Constant) {
8237     ConstantSDNode *AndRHS = cast<ConstantSDNode>(Op1);
8238     uint64_t AndRHSVal = AndRHS->getZExtValue();
8239     SDValue AndLHS = Op0;
8240
8241     if (AndRHSVal == 1 && AndLHS.getOpcode() == ISD::SRL) {
8242       LHS = AndLHS.getOperand(0);
8243       RHS = AndLHS.getOperand(1);
8244     }
8245
8246     // Use BT if the immediate can't be encoded in a TEST instruction.
8247     if (!isUInt<32>(AndRHSVal) && isPowerOf2_64(AndRHSVal)) {
8248       LHS = AndLHS;
8249       RHS = DAG.getConstant(Log2_64_Ceil(AndRHSVal), LHS.getValueType());
8250     }
8251   }
8252
8253   if (LHS.getNode()) {
8254     // If LHS is i8, promote it to i32 with any_extend.  There is no i8 BT
8255     // instruction.  Since the shift amount is in-range-or-undefined, we know
8256     // that doing a bittest on the i32 value is ok.  We extend to i32 because
8257     // the encoding for the i16 version is larger than the i32 version.
8258     // Also promote i16 to i32 for performance / code size reason.
8259     if (LHS.getValueType() == MVT::i8 ||
8260         LHS.getValueType() == MVT::i16)
8261       LHS = DAG.getNode(ISD::ANY_EXTEND, dl, MVT::i32, LHS);
8262
8263     // If the operand types disagree, extend the shift amount to match.  Since
8264     // BT ignores high bits (like shifts) we can use anyextend.
8265     if (LHS.getValueType() != RHS.getValueType())
8266       RHS = DAG.getNode(ISD::ANY_EXTEND, dl, LHS.getValueType(), RHS);
8267
8268     SDValue BT = DAG.getNode(X86ISD::BT, dl, MVT::i32, LHS, RHS);
8269     unsigned Cond = CC == ISD::SETEQ ? X86::COND_AE : X86::COND_B;
8270     return DAG.getNode(X86ISD::SETCC, dl, MVT::i8,
8271                        DAG.getConstant(Cond, MVT::i8), BT);
8272   }
8273
8274   return SDValue();
8275 }
8276
8277 SDValue X86TargetLowering::LowerSETCC(SDValue Op, SelectionDAG &DAG) const {
8278
8279   if (Op.getValueType().isVector()) return LowerVSETCC(Op, DAG);
8280
8281   assert(Op.getValueType() == MVT::i8 && "SetCC type must be 8-bit integer");
8282   SDValue Op0 = Op.getOperand(0);
8283   SDValue Op1 = Op.getOperand(1);
8284   DebugLoc dl = Op.getDebugLoc();
8285   ISD::CondCode CC = cast<CondCodeSDNode>(Op.getOperand(2))->get();
8286
8287   // Optimize to BT if possible.
8288   // Lower (X & (1 << N)) == 0 to BT(X, N).
8289   // Lower ((X >>u N) & 1) != 0 to BT(X, N).
8290   // Lower ((X >>s N) & 1) != 0 to BT(X, N).
8291   if (Op0.getOpcode() == ISD::AND && Op0.hasOneUse() &&
8292       Op1.getOpcode() == ISD::Constant &&
8293       cast<ConstantSDNode>(Op1)->isNullValue() &&
8294       (CC == ISD::SETEQ || CC == ISD::SETNE)) {
8295     SDValue NewSetCC = LowerToBT(Op0, CC, dl, DAG);
8296     if (NewSetCC.getNode())
8297       return NewSetCC;
8298   }
8299
8300   // Look for X == 0, X == 1, X != 0, or X != 1.  We can simplify some forms of
8301   // these.
8302   if (Op1.getOpcode() == ISD::Constant &&
8303       (cast<ConstantSDNode>(Op1)->getZExtValue() == 1 ||
8304        cast<ConstantSDNode>(Op1)->isNullValue()) &&
8305       (CC == ISD::SETEQ || CC == ISD::SETNE)) {
8306
8307     // If the input is a setcc, then reuse the input setcc or use a new one with
8308     // the inverted condition.
8309     if (Op0.getOpcode() == X86ISD::SETCC) {
8310       X86::CondCode CCode = (X86::CondCode)Op0.getConstantOperandVal(0);
8311       bool Invert = (CC == ISD::SETNE) ^
8312         cast<ConstantSDNode>(Op1)->isNullValue();
8313       if (!Invert) return Op0;
8314
8315       CCode = X86::GetOppositeBranchCondition(CCode);
8316       return DAG.getNode(X86ISD::SETCC, dl, MVT::i8,
8317                          DAG.getConstant(CCode, MVT::i8), Op0.getOperand(1));
8318     }
8319   }
8320
8321   bool isFP = Op1.getValueType().isFloatingPoint();
8322   unsigned X86CC = TranslateX86CC(CC, isFP, Op0, Op1, DAG);
8323   if (X86CC == X86::COND_INVALID)
8324     return SDValue();
8325
8326   SDValue EFLAGS = EmitCmp(Op0, Op1, X86CC, DAG);
8327   return DAG.getNode(X86ISD::SETCC, dl, MVT::i8,
8328                      DAG.getConstant(X86CC, MVT::i8), EFLAGS);
8329 }
8330
8331 // Lower256IntVSETCC - Break a VSETCC 256-bit integer VSETCC into two new 128
8332 // ones, and then concatenate the result back.
8333 static SDValue Lower256IntVSETCC(SDValue Op, SelectionDAG &DAG) {
8334   EVT VT = Op.getValueType();
8335
8336   assert(VT.getSizeInBits() == 256 && Op.getOpcode() == ISD::SETCC &&
8337          "Unsupported value type for operation");
8338
8339   int NumElems = VT.getVectorNumElements();
8340   DebugLoc dl = Op.getDebugLoc();
8341   SDValue CC = Op.getOperand(2);
8342   SDValue Idx0 = DAG.getConstant(0, MVT::i32);
8343   SDValue Idx1 = DAG.getConstant(NumElems/2, MVT::i32);
8344
8345   // Extract the LHS vectors
8346   SDValue LHS = Op.getOperand(0);
8347   SDValue LHS1 = Extract128BitVector(LHS, Idx0, DAG, dl);
8348   SDValue LHS2 = Extract128BitVector(LHS, Idx1, DAG, dl);
8349
8350   // Extract the RHS vectors
8351   SDValue RHS = Op.getOperand(1);
8352   SDValue RHS1 = Extract128BitVector(RHS, Idx0, DAG, dl);
8353   SDValue RHS2 = Extract128BitVector(RHS, Idx1, DAG, dl);
8354
8355   // Issue the operation on the smaller types and concatenate the result back
8356   MVT EltVT = VT.getVectorElementType().getSimpleVT();
8357   EVT NewVT = MVT::getVectorVT(EltVT, NumElems/2);
8358   return DAG.getNode(ISD::CONCAT_VECTORS, dl, VT,
8359                      DAG.getNode(Op.getOpcode(), dl, NewVT, LHS1, RHS1, CC),
8360                      DAG.getNode(Op.getOpcode(), dl, NewVT, LHS2, RHS2, CC));
8361 }
8362
8363
8364 SDValue X86TargetLowering::LowerVSETCC(SDValue Op, SelectionDAG &DAG) const {
8365   SDValue Cond;
8366   SDValue Op0 = Op.getOperand(0);
8367   SDValue Op1 = Op.getOperand(1);
8368   SDValue CC = Op.getOperand(2);
8369   EVT VT = Op.getValueType();
8370   ISD::CondCode SetCCOpcode = cast<CondCodeSDNode>(CC)->get();
8371   bool isFP = Op.getOperand(1).getValueType().isFloatingPoint();
8372   DebugLoc dl = Op.getDebugLoc();
8373
8374   if (isFP) {
8375     unsigned SSECC = 8;
8376     EVT EltVT = Op0.getValueType().getVectorElementType();
8377     assert(EltVT == MVT::f32 || EltVT == MVT::f64);
8378
8379     unsigned Opc = EltVT == MVT::f32 ? X86ISD::CMPPS : X86ISD::CMPPD;
8380     bool Swap = false;
8381
8382     // SSE Condition code mapping:
8383     //  0 - EQ
8384     //  1 - LT
8385     //  2 - LE
8386     //  3 - UNORD
8387     //  4 - NEQ
8388     //  5 - NLT
8389     //  6 - NLE
8390     //  7 - ORD
8391     switch (SetCCOpcode) {
8392     default: break;
8393     case ISD::SETOEQ:
8394     case ISD::SETEQ:  SSECC = 0; break;
8395     case ISD::SETOGT:
8396     case ISD::SETGT: Swap = true; // Fallthrough
8397     case ISD::SETLT:
8398     case ISD::SETOLT: SSECC = 1; break;
8399     case ISD::SETOGE:
8400     case ISD::SETGE: Swap = true; // Fallthrough
8401     case ISD::SETLE:
8402     case ISD::SETOLE: SSECC = 2; break;
8403     case ISD::SETUO:  SSECC = 3; break;
8404     case ISD::SETUNE:
8405     case ISD::SETNE:  SSECC = 4; break;
8406     case ISD::SETULE: Swap = true;
8407     case ISD::SETUGE: SSECC = 5; break;
8408     case ISD::SETULT: Swap = true;
8409     case ISD::SETUGT: SSECC = 6; break;
8410     case ISD::SETO:   SSECC = 7; break;
8411     }
8412     if (Swap)
8413       std::swap(Op0, Op1);
8414
8415     // In the two special cases we can't handle, emit two comparisons.
8416     if (SSECC == 8) {
8417       if (SetCCOpcode == ISD::SETUEQ) {
8418         SDValue UNORD, EQ;
8419         UNORD = DAG.getNode(Opc, dl, VT, Op0, Op1, DAG.getConstant(3, MVT::i8));
8420         EQ = DAG.getNode(Opc, dl, VT, Op0, Op1, DAG.getConstant(0, MVT::i8));
8421         return DAG.getNode(ISD::OR, dl, VT, UNORD, EQ);
8422       } else if (SetCCOpcode == ISD::SETONE) {
8423         SDValue ORD, NEQ;
8424         ORD = DAG.getNode(Opc, dl, VT, Op0, Op1, DAG.getConstant(7, MVT::i8));
8425         NEQ = DAG.getNode(Opc, dl, VT, Op0, Op1, DAG.getConstant(4, MVT::i8));
8426         return DAG.getNode(ISD::AND, dl, VT, ORD, NEQ);
8427       }
8428       llvm_unreachable("Illegal FP comparison");
8429     }
8430     // Handle all other FP comparisons here.
8431     return DAG.getNode(Opc, dl, VT, Op0, Op1, DAG.getConstant(SSECC, MVT::i8));
8432   }
8433
8434   // Break 256-bit integer vector compare into smaller ones.
8435   if (VT.getSizeInBits() == 256 && !Subtarget->hasAVX2())
8436     return Lower256IntVSETCC(Op, DAG);
8437
8438   // We are handling one of the integer comparisons here.  Since SSE only has
8439   // GT and EQ comparisons for integer, swapping operands and multiple
8440   // operations may be required for some comparisons.
8441   unsigned Opc = 0, EQOpc = 0, GTOpc = 0;
8442   bool Swap = false, Invert = false, FlipSigns = false;
8443
8444   switch (VT.getVectorElementType().getSimpleVT().SimpleTy) {
8445   default: break;
8446   case MVT::i8:   EQOpc = X86ISD::PCMPEQB; GTOpc = X86ISD::PCMPGTB; break;
8447   case MVT::i16:  EQOpc = X86ISD::PCMPEQW; GTOpc = X86ISD::PCMPGTW; break;
8448   case MVT::i32:  EQOpc = X86ISD::PCMPEQD; GTOpc = X86ISD::PCMPGTD; break;
8449   case MVT::i64:  EQOpc = X86ISD::PCMPEQQ; GTOpc = X86ISD::PCMPGTQ; break;
8450   }
8451
8452   switch (SetCCOpcode) {
8453   default: break;
8454   case ISD::SETNE:  Invert = true;
8455   case ISD::SETEQ:  Opc = EQOpc; break;
8456   case ISD::SETLT:  Swap = true;
8457   case ISD::SETGT:  Opc = GTOpc; break;
8458   case ISD::SETGE:  Swap = true;
8459   case ISD::SETLE:  Opc = GTOpc; Invert = true; break;
8460   case ISD::SETULT: Swap = true;
8461   case ISD::SETUGT: Opc = GTOpc; FlipSigns = true; break;
8462   case ISD::SETUGE: Swap = true;
8463   case ISD::SETULE: Opc = GTOpc; FlipSigns = true; Invert = true; break;
8464   }
8465   if (Swap)
8466     std::swap(Op0, Op1);
8467
8468   // Check that the operation in question is available (most are plain SSE2,
8469   // but PCMPGTQ and PCMPEQQ have different requirements).
8470   if (Opc == X86ISD::PCMPGTQ && !Subtarget->hasSSE42())
8471     return SDValue();
8472   if (Opc == X86ISD::PCMPEQQ && !Subtarget->hasSSE41())
8473     return SDValue();
8474
8475   // Since SSE has no unsigned integer comparisons, we need to flip  the sign
8476   // bits of the inputs before performing those operations.
8477   if (FlipSigns) {
8478     EVT EltVT = VT.getVectorElementType();
8479     SDValue SignBit = DAG.getConstant(APInt::getSignBit(EltVT.getSizeInBits()),
8480                                       EltVT);
8481     std::vector<SDValue> SignBits(VT.getVectorNumElements(), SignBit);
8482     SDValue SignVec = DAG.getNode(ISD::BUILD_VECTOR, dl, VT, &SignBits[0],
8483                                     SignBits.size());
8484     Op0 = DAG.getNode(ISD::XOR, dl, VT, Op0, SignVec);
8485     Op1 = DAG.getNode(ISD::XOR, dl, VT, Op1, SignVec);
8486   }
8487
8488   SDValue Result = DAG.getNode(Opc, dl, VT, Op0, Op1);
8489
8490   // If the logical-not of the result is required, perform that now.
8491   if (Invert)
8492     Result = DAG.getNOT(dl, Result, VT);
8493
8494   return Result;
8495 }
8496
8497 // isX86LogicalCmp - Return true if opcode is a X86 logical comparison.
8498 static bool isX86LogicalCmp(SDValue Op) {
8499   unsigned Opc = Op.getNode()->getOpcode();
8500   if (Opc == X86ISD::CMP || Opc == X86ISD::COMI || Opc == X86ISD::UCOMI)
8501     return true;
8502   if (Op.getResNo() == 1 &&
8503       (Opc == X86ISD::ADD ||
8504        Opc == X86ISD::SUB ||
8505        Opc == X86ISD::ADC ||
8506        Opc == X86ISD::SBB ||
8507        Opc == X86ISD::SMUL ||
8508        Opc == X86ISD::UMUL ||
8509        Opc == X86ISD::INC ||
8510        Opc == X86ISD::DEC ||
8511        Opc == X86ISD::OR ||
8512        Opc == X86ISD::XOR ||
8513        Opc == X86ISD::AND))
8514     return true;
8515
8516   if (Op.getResNo() == 2 && Opc == X86ISD::UMUL)
8517     return true;
8518
8519   return false;
8520 }
8521
8522 static bool isZero(SDValue V) {
8523   ConstantSDNode *C = dyn_cast<ConstantSDNode>(V);
8524   return C && C->isNullValue();
8525 }
8526
8527 static bool isAllOnes(SDValue V) {
8528   ConstantSDNode *C = dyn_cast<ConstantSDNode>(V);
8529   return C && C->isAllOnesValue();
8530 }
8531
8532 SDValue X86TargetLowering::LowerSELECT(SDValue Op, SelectionDAG &DAG) const {
8533   bool addTest = true;
8534   SDValue Cond  = Op.getOperand(0);
8535   SDValue Op1 = Op.getOperand(1);
8536   SDValue Op2 = Op.getOperand(2);
8537   DebugLoc DL = Op.getDebugLoc();
8538   SDValue CC;
8539
8540   if (Cond.getOpcode() == ISD::SETCC) {
8541     SDValue NewCond = LowerSETCC(Cond, DAG);
8542     if (NewCond.getNode())
8543       Cond = NewCond;
8544   }
8545
8546   // (select (x == 0), -1, y) -> (sign_bit (x - 1)) | y
8547   // (select (x == 0), y, -1) -> ~(sign_bit (x - 1)) | y
8548   // (select (x != 0), y, -1) -> (sign_bit (x - 1)) | y
8549   // (select (x != 0), -1, y) -> ~(sign_bit (x - 1)) | y
8550   if (Cond.getOpcode() == X86ISD::SETCC &&
8551       Cond.getOperand(1).getOpcode() == X86ISD::CMP &&
8552       isZero(Cond.getOperand(1).getOperand(1))) {
8553     SDValue Cmp = Cond.getOperand(1);
8554
8555     unsigned CondCode =cast<ConstantSDNode>(Cond.getOperand(0))->getZExtValue();
8556
8557     if ((isAllOnes(Op1) || isAllOnes(Op2)) &&
8558         (CondCode == X86::COND_E || CondCode == X86::COND_NE)) {
8559       SDValue Y = isAllOnes(Op2) ? Op1 : Op2;
8560
8561       SDValue CmpOp0 = Cmp.getOperand(0);
8562       Cmp = DAG.getNode(X86ISD::CMP, DL, MVT::i32,
8563                         CmpOp0, DAG.getConstant(1, CmpOp0.getValueType()));
8564
8565       SDValue Res =   // Res = 0 or -1.
8566         DAG.getNode(X86ISD::SETCC_CARRY, DL, Op.getValueType(),
8567                     DAG.getConstant(X86::COND_B, MVT::i8), Cmp);
8568
8569       if (isAllOnes(Op1) != (CondCode == X86::COND_E))
8570         Res = DAG.getNOT(DL, Res, Res.getValueType());
8571
8572       ConstantSDNode *N2C = dyn_cast<ConstantSDNode>(Op2);
8573       if (N2C == 0 || !N2C->isNullValue())
8574         Res = DAG.getNode(ISD::OR, DL, Res.getValueType(), Res, Y);
8575       return Res;
8576     }
8577   }
8578
8579   // Look past (and (setcc_carry (cmp ...)), 1).
8580   if (Cond.getOpcode() == ISD::AND &&
8581       Cond.getOperand(0).getOpcode() == X86ISD::SETCC_CARRY) {
8582     ConstantSDNode *C = dyn_cast<ConstantSDNode>(Cond.getOperand(1));
8583     if (C && C->getAPIntValue() == 1)
8584       Cond = Cond.getOperand(0);
8585   }
8586
8587   // If condition flag is set by a X86ISD::CMP, then use it as the condition
8588   // setting operand in place of the X86ISD::SETCC.
8589   unsigned CondOpcode = Cond.getOpcode();
8590   if (CondOpcode == X86ISD::SETCC ||
8591       CondOpcode == X86ISD::SETCC_CARRY) {
8592     CC = Cond.getOperand(0);
8593
8594     SDValue Cmp = Cond.getOperand(1);
8595     unsigned Opc = Cmp.getOpcode();
8596     EVT VT = Op.getValueType();
8597
8598     bool IllegalFPCMov = false;
8599     if (VT.isFloatingPoint() && !VT.isVector() &&
8600         !isScalarFPTypeInSSEReg(VT))  // FPStack?
8601       IllegalFPCMov = !hasFPCMov(cast<ConstantSDNode>(CC)->getSExtValue());
8602
8603     if ((isX86LogicalCmp(Cmp) && !IllegalFPCMov) ||
8604         Opc == X86ISD::BT) { // FIXME
8605       Cond = Cmp;
8606       addTest = false;
8607     }
8608   } else if (CondOpcode == ISD::USUBO || CondOpcode == ISD::SSUBO ||
8609              CondOpcode == ISD::UADDO || CondOpcode == ISD::SADDO ||
8610              ((CondOpcode == ISD::UMULO || CondOpcode == ISD::SMULO) &&
8611               Cond.getOperand(0).getValueType() != MVT::i8)) {
8612     SDValue LHS = Cond.getOperand(0);
8613     SDValue RHS = Cond.getOperand(1);
8614     unsigned X86Opcode;
8615     unsigned X86Cond;
8616     SDVTList VTs;
8617     switch (CondOpcode) {
8618     case ISD::UADDO: X86Opcode = X86ISD::ADD; X86Cond = X86::COND_B; break;
8619     case ISD::SADDO: X86Opcode = X86ISD::ADD; X86Cond = X86::COND_O; break;
8620     case ISD::USUBO: X86Opcode = X86ISD::SUB; X86Cond = X86::COND_B; break;
8621     case ISD::SSUBO: X86Opcode = X86ISD::SUB; X86Cond = X86::COND_O; break;
8622     case ISD::UMULO: X86Opcode = X86ISD::UMUL; X86Cond = X86::COND_O; break;
8623     case ISD::SMULO: X86Opcode = X86ISD::SMUL; X86Cond = X86::COND_O; break;
8624     default: llvm_unreachable("unexpected overflowing operator");
8625     }
8626     if (CondOpcode == ISD::UMULO)
8627       VTs = DAG.getVTList(LHS.getValueType(), LHS.getValueType(),
8628                           MVT::i32);
8629     else
8630       VTs = DAG.getVTList(LHS.getValueType(), MVT::i32);
8631
8632     SDValue X86Op = DAG.getNode(X86Opcode, DL, VTs, LHS, RHS);
8633
8634     if (CondOpcode == ISD::UMULO)
8635       Cond = X86Op.getValue(2);
8636     else
8637       Cond = X86Op.getValue(1);
8638
8639     CC = DAG.getConstant(X86Cond, MVT::i8);
8640     addTest = false;
8641   }
8642
8643   if (addTest) {
8644     // Look pass the truncate.
8645     if (Cond.getOpcode() == ISD::TRUNCATE)
8646       Cond = Cond.getOperand(0);
8647
8648     // We know the result of AND is compared against zero. Try to match
8649     // it to BT.
8650     if (Cond.getOpcode() == ISD::AND && Cond.hasOneUse()) {
8651       SDValue NewSetCC = LowerToBT(Cond, ISD::SETNE, DL, DAG);
8652       if (NewSetCC.getNode()) {
8653         CC = NewSetCC.getOperand(0);
8654         Cond = NewSetCC.getOperand(1);
8655         addTest = false;
8656       }
8657     }
8658   }
8659
8660   if (addTest) {
8661     CC = DAG.getConstant(X86::COND_NE, MVT::i8);
8662     Cond = EmitTest(Cond, X86::COND_NE, DAG);
8663   }
8664
8665   // a <  b ? -1 :  0 -> RES = ~setcc_carry
8666   // a <  b ?  0 : -1 -> RES = setcc_carry
8667   // a >= b ? -1 :  0 -> RES = setcc_carry
8668   // a >= b ?  0 : -1 -> RES = ~setcc_carry
8669   if (Cond.getOpcode() == X86ISD::CMP) {
8670     unsigned CondCode = cast<ConstantSDNode>(CC)->getZExtValue();
8671
8672     if ((CondCode == X86::COND_AE || CondCode == X86::COND_B) &&
8673         (isAllOnes(Op1) || isAllOnes(Op2)) && (isZero(Op1) || isZero(Op2))) {
8674       SDValue Res = DAG.getNode(X86ISD::SETCC_CARRY, DL, Op.getValueType(),
8675                                 DAG.getConstant(X86::COND_B, MVT::i8), Cond);
8676       if (isAllOnes(Op1) != (CondCode == X86::COND_B))
8677         return DAG.getNOT(DL, Res, Res.getValueType());
8678       return Res;
8679     }
8680   }
8681
8682   // X86ISD::CMOV means set the result (which is operand 1) to the RHS if
8683   // condition is true.
8684   SDVTList VTs = DAG.getVTList(Op.getValueType(), MVT::Glue);
8685   SDValue Ops[] = { Op2, Op1, CC, Cond };
8686   return DAG.getNode(X86ISD::CMOV, DL, VTs, Ops, array_lengthof(Ops));
8687 }
8688
8689 // isAndOrOfSingleUseSetCCs - Return true if node is an ISD::AND or
8690 // ISD::OR of two X86ISD::SETCC nodes each of which has no other use apart
8691 // from the AND / OR.
8692 static bool isAndOrOfSetCCs(SDValue Op, unsigned &Opc) {
8693   Opc = Op.getOpcode();
8694   if (Opc != ISD::OR && Opc != ISD::AND)
8695     return false;
8696   return (Op.getOperand(0).getOpcode() == X86ISD::SETCC &&
8697           Op.getOperand(0).hasOneUse() &&
8698           Op.getOperand(1).getOpcode() == X86ISD::SETCC &&
8699           Op.getOperand(1).hasOneUse());
8700 }
8701
8702 // isXor1OfSetCC - Return true if node is an ISD::XOR of a X86ISD::SETCC and
8703 // 1 and that the SETCC node has a single use.
8704 static bool isXor1OfSetCC(SDValue Op) {
8705   if (Op.getOpcode() != ISD::XOR)
8706     return false;
8707   ConstantSDNode *N1C = dyn_cast<ConstantSDNode>(Op.getOperand(1));
8708   if (N1C && N1C->getAPIntValue() == 1) {
8709     return Op.getOperand(0).getOpcode() == X86ISD::SETCC &&
8710       Op.getOperand(0).hasOneUse();
8711   }
8712   return false;
8713 }
8714
8715 SDValue X86TargetLowering::LowerBRCOND(SDValue Op, SelectionDAG &DAG) const {
8716   bool addTest = true;
8717   SDValue Chain = Op.getOperand(0);
8718   SDValue Cond  = Op.getOperand(1);
8719   SDValue Dest  = Op.getOperand(2);
8720   DebugLoc dl = Op.getDebugLoc();
8721   SDValue CC;
8722   bool Inverted = false;
8723
8724   if (Cond.getOpcode() == ISD::SETCC) {
8725     // Check for setcc([su]{add,sub,mul}o == 0).
8726     if (cast<CondCodeSDNode>(Cond.getOperand(2))->get() == ISD::SETEQ &&
8727         isa<ConstantSDNode>(Cond.getOperand(1)) &&
8728         cast<ConstantSDNode>(Cond.getOperand(1))->isNullValue() &&
8729         Cond.getOperand(0).getResNo() == 1 &&
8730         (Cond.getOperand(0).getOpcode() == ISD::SADDO ||
8731          Cond.getOperand(0).getOpcode() == ISD::UADDO ||
8732          Cond.getOperand(0).getOpcode() == ISD::SSUBO ||
8733          Cond.getOperand(0).getOpcode() == ISD::USUBO ||
8734          Cond.getOperand(0).getOpcode() == ISD::SMULO ||
8735          Cond.getOperand(0).getOpcode() == ISD::UMULO)) {
8736       Inverted = true;
8737       Cond = Cond.getOperand(0);
8738     } else {
8739       SDValue NewCond = LowerSETCC(Cond, DAG);
8740       if (NewCond.getNode())
8741         Cond = NewCond;
8742     }
8743   }
8744 #if 0
8745   // FIXME: LowerXALUO doesn't handle these!!
8746   else if (Cond.getOpcode() == X86ISD::ADD  ||
8747            Cond.getOpcode() == X86ISD::SUB  ||
8748            Cond.getOpcode() == X86ISD::SMUL ||
8749            Cond.getOpcode() == X86ISD::UMUL)
8750     Cond = LowerXALUO(Cond, DAG);
8751 #endif
8752
8753   // Look pass (and (setcc_carry (cmp ...)), 1).
8754   if (Cond.getOpcode() == ISD::AND &&
8755       Cond.getOperand(0).getOpcode() == X86ISD::SETCC_CARRY) {
8756     ConstantSDNode *C = dyn_cast<ConstantSDNode>(Cond.getOperand(1));
8757     if (C && C->getAPIntValue() == 1)
8758       Cond = Cond.getOperand(0);
8759   }
8760
8761   // If condition flag is set by a X86ISD::CMP, then use it as the condition
8762   // setting operand in place of the X86ISD::SETCC.
8763   unsigned CondOpcode = Cond.getOpcode();
8764   if (CondOpcode == X86ISD::SETCC ||
8765       CondOpcode == X86ISD::SETCC_CARRY) {
8766     CC = Cond.getOperand(0);
8767
8768     SDValue Cmp = Cond.getOperand(1);
8769     unsigned Opc = Cmp.getOpcode();
8770     // FIXME: WHY THE SPECIAL CASING OF LogicalCmp??
8771     if (isX86LogicalCmp(Cmp) || Opc == X86ISD::BT) {
8772       Cond = Cmp;
8773       addTest = false;
8774     } else {
8775       switch (cast<ConstantSDNode>(CC)->getZExtValue()) {
8776       default: break;
8777       case X86::COND_O:
8778       case X86::COND_B:
8779         // These can only come from an arithmetic instruction with overflow,
8780         // e.g. SADDO, UADDO.
8781         Cond = Cond.getNode()->getOperand(1);
8782         addTest = false;
8783         break;
8784       }
8785     }
8786   }
8787   CondOpcode = Cond.getOpcode();
8788   if (CondOpcode == ISD::UADDO || CondOpcode == ISD::SADDO ||
8789       CondOpcode == ISD::USUBO || CondOpcode == ISD::SSUBO ||
8790       ((CondOpcode == ISD::UMULO || CondOpcode == ISD::SMULO) &&
8791        Cond.getOperand(0).getValueType() != MVT::i8)) {
8792     SDValue LHS = Cond.getOperand(0);
8793     SDValue RHS = Cond.getOperand(1);
8794     unsigned X86Opcode;
8795     unsigned X86Cond;
8796     SDVTList VTs;
8797     switch (CondOpcode) {
8798     case ISD::UADDO: X86Opcode = X86ISD::ADD; X86Cond = X86::COND_B; break;
8799     case ISD::SADDO: X86Opcode = X86ISD::ADD; X86Cond = X86::COND_O; break;
8800     case ISD::USUBO: X86Opcode = X86ISD::SUB; X86Cond = X86::COND_B; break;
8801     case ISD::SSUBO: X86Opcode = X86ISD::SUB; X86Cond = X86::COND_O; break;
8802     case ISD::UMULO: X86Opcode = X86ISD::UMUL; X86Cond = X86::COND_O; break;
8803     case ISD::SMULO: X86Opcode = X86ISD::SMUL; X86Cond = X86::COND_O; break;
8804     default: llvm_unreachable("unexpected overflowing operator");
8805     }
8806     if (Inverted)
8807       X86Cond = X86::GetOppositeBranchCondition((X86::CondCode)X86Cond);
8808     if (CondOpcode == ISD::UMULO)
8809       VTs = DAG.getVTList(LHS.getValueType(), LHS.getValueType(),
8810                           MVT::i32);
8811     else
8812       VTs = DAG.getVTList(LHS.getValueType(), MVT::i32);
8813
8814     SDValue X86Op = DAG.getNode(X86Opcode, dl, VTs, LHS, RHS);
8815
8816     if (CondOpcode == ISD::UMULO)
8817       Cond = X86Op.getValue(2);
8818     else
8819       Cond = X86Op.getValue(1);
8820
8821     CC = DAG.getConstant(X86Cond, MVT::i8);
8822     addTest = false;
8823   } else {
8824     unsigned CondOpc;
8825     if (Cond.hasOneUse() && isAndOrOfSetCCs(Cond, CondOpc)) {
8826       SDValue Cmp = Cond.getOperand(0).getOperand(1);
8827       if (CondOpc == ISD::OR) {
8828         // Also, recognize the pattern generated by an FCMP_UNE. We can emit
8829         // two branches instead of an explicit OR instruction with a
8830         // separate test.
8831         if (Cmp == Cond.getOperand(1).getOperand(1) &&
8832             isX86LogicalCmp(Cmp)) {
8833           CC = Cond.getOperand(0).getOperand(0);
8834           Chain = DAG.getNode(X86ISD::BRCOND, dl, Op.getValueType(),
8835                               Chain, Dest, CC, Cmp);
8836           CC = Cond.getOperand(1).getOperand(0);
8837           Cond = Cmp;
8838           addTest = false;
8839         }
8840       } else { // ISD::AND
8841         // Also, recognize the pattern generated by an FCMP_OEQ. We can emit
8842         // two branches instead of an explicit AND instruction with a
8843         // separate test. However, we only do this if this block doesn't
8844         // have a fall-through edge, because this requires an explicit
8845         // jmp when the condition is false.
8846         if (Cmp == Cond.getOperand(1).getOperand(1) &&
8847             isX86LogicalCmp(Cmp) &&
8848             Op.getNode()->hasOneUse()) {
8849           X86::CondCode CCode =
8850             (X86::CondCode)Cond.getOperand(0).getConstantOperandVal(0);
8851           CCode = X86::GetOppositeBranchCondition(CCode);
8852           CC = DAG.getConstant(CCode, MVT::i8);
8853           SDNode *User = *Op.getNode()->use_begin();
8854           // Look for an unconditional branch following this conditional branch.
8855           // We need this because we need to reverse the successors in order
8856           // to implement FCMP_OEQ.
8857           if (User->getOpcode() == ISD::BR) {
8858             SDValue FalseBB = User->getOperand(1);
8859             SDNode *NewBR =
8860               DAG.UpdateNodeOperands(User, User->getOperand(0), Dest);
8861             assert(NewBR == User);
8862             (void)NewBR;
8863             Dest = FalseBB;
8864
8865             Chain = DAG.getNode(X86ISD::BRCOND, dl, Op.getValueType(),
8866                                 Chain, Dest, CC, Cmp);
8867             X86::CondCode CCode =
8868               (X86::CondCode)Cond.getOperand(1).getConstantOperandVal(0);
8869             CCode = X86::GetOppositeBranchCondition(CCode);
8870             CC = DAG.getConstant(CCode, MVT::i8);
8871             Cond = Cmp;
8872             addTest = false;
8873           }
8874         }
8875       }
8876     } else if (Cond.hasOneUse() && isXor1OfSetCC(Cond)) {
8877       // Recognize for xorb (setcc), 1 patterns. The xor inverts the condition.
8878       // It should be transformed during dag combiner except when the condition
8879       // is set by a arithmetics with overflow node.
8880       X86::CondCode CCode =
8881         (X86::CondCode)Cond.getOperand(0).getConstantOperandVal(0);
8882       CCode = X86::GetOppositeBranchCondition(CCode);
8883       CC = DAG.getConstant(CCode, MVT::i8);
8884       Cond = Cond.getOperand(0).getOperand(1);
8885       addTest = false;
8886     } else if (Cond.getOpcode() == ISD::SETCC &&
8887                cast<CondCodeSDNode>(Cond.getOperand(2))->get() == ISD::SETOEQ) {
8888       // For FCMP_OEQ, we can emit
8889       // two branches instead of an explicit AND instruction with a
8890       // separate test. However, we only do this if this block doesn't
8891       // have a fall-through edge, because this requires an explicit
8892       // jmp when the condition is false.
8893       if (Op.getNode()->hasOneUse()) {
8894         SDNode *User = *Op.getNode()->use_begin();
8895         // Look for an unconditional branch following this conditional branch.
8896         // We need this because we need to reverse the successors in order
8897         // to implement FCMP_OEQ.
8898         if (User->getOpcode() == ISD::BR) {
8899           SDValue FalseBB = User->getOperand(1);
8900           SDNode *NewBR =
8901             DAG.UpdateNodeOperands(User, User->getOperand(0), Dest);
8902           assert(NewBR == User);
8903           (void)NewBR;
8904           Dest = FalseBB;
8905
8906           SDValue Cmp = DAG.getNode(X86ISD::CMP, dl, MVT::i32,
8907                                     Cond.getOperand(0), Cond.getOperand(1));
8908           CC = DAG.getConstant(X86::COND_NE, MVT::i8);
8909           Chain = DAG.getNode(X86ISD::BRCOND, dl, Op.getValueType(),
8910                               Chain, Dest, CC, Cmp);
8911           CC = DAG.getConstant(X86::COND_P, MVT::i8);
8912           Cond = Cmp;
8913           addTest = false;
8914         }
8915       }
8916     } else if (Cond.getOpcode() == ISD::SETCC &&
8917                cast<CondCodeSDNode>(Cond.getOperand(2))->get() == ISD::SETUNE) {
8918       // For FCMP_UNE, we can emit
8919       // two branches instead of an explicit AND instruction with a
8920       // separate test. However, we only do this if this block doesn't
8921       // have a fall-through edge, because this requires an explicit
8922       // jmp when the condition is false.
8923       if (Op.getNode()->hasOneUse()) {
8924         SDNode *User = *Op.getNode()->use_begin();
8925         // Look for an unconditional branch following this conditional branch.
8926         // We need this because we need to reverse the successors in order
8927         // to implement FCMP_UNE.
8928         if (User->getOpcode() == ISD::BR) {
8929           SDValue FalseBB = User->getOperand(1);
8930           SDNode *NewBR =
8931             DAG.UpdateNodeOperands(User, User->getOperand(0), Dest);
8932           assert(NewBR == User);
8933           (void)NewBR;
8934
8935           SDValue Cmp = DAG.getNode(X86ISD::CMP, dl, MVT::i32,
8936                                     Cond.getOperand(0), Cond.getOperand(1));
8937           CC = DAG.getConstant(X86::COND_NE, MVT::i8);
8938           Chain = DAG.getNode(X86ISD::BRCOND, dl, Op.getValueType(),
8939                               Chain, Dest, CC, Cmp);
8940           CC = DAG.getConstant(X86::COND_NP, MVT::i8);
8941           Cond = Cmp;
8942           addTest = false;
8943           Dest = FalseBB;
8944         }
8945       }
8946     }
8947   }
8948
8949   if (addTest) {
8950     // Look pass the truncate.
8951     if (Cond.getOpcode() == ISD::TRUNCATE)
8952       Cond = Cond.getOperand(0);
8953
8954     // We know the result of AND is compared against zero. Try to match
8955     // it to BT.
8956     if (Cond.getOpcode() == ISD::AND && Cond.hasOneUse()) {
8957       SDValue NewSetCC = LowerToBT(Cond, ISD::SETNE, dl, DAG);
8958       if (NewSetCC.getNode()) {
8959         CC = NewSetCC.getOperand(0);
8960         Cond = NewSetCC.getOperand(1);
8961         addTest = false;
8962       }
8963     }
8964   }
8965
8966   if (addTest) {
8967     CC = DAG.getConstant(X86::COND_NE, MVT::i8);
8968     Cond = EmitTest(Cond, X86::COND_NE, DAG);
8969   }
8970   return DAG.getNode(X86ISD::BRCOND, dl, Op.getValueType(),
8971                      Chain, Dest, CC, Cond);
8972 }
8973
8974
8975 // Lower dynamic stack allocation to _alloca call for Cygwin/Mingw targets.
8976 // Calls to _alloca is needed to probe the stack when allocating more than 4k
8977 // bytes in one go. Touching the stack at 4K increments is necessary to ensure
8978 // that the guard pages used by the OS virtual memory manager are allocated in
8979 // correct sequence.
8980 SDValue
8981 X86TargetLowering::LowerDYNAMIC_STACKALLOC(SDValue Op,
8982                                            SelectionDAG &DAG) const {
8983   assert((Subtarget->isTargetCygMing() || Subtarget->isTargetWindows() ||
8984           getTargetMachine().Options.EnableSegmentedStacks) &&
8985          "This should be used only on Windows targets or when segmented stacks "
8986          "are being used");
8987   assert(!Subtarget->isTargetEnvMacho() && "Not implemented");
8988   DebugLoc dl = Op.getDebugLoc();
8989
8990   // Get the inputs.
8991   SDValue Chain = Op.getOperand(0);
8992   SDValue Size  = Op.getOperand(1);
8993   // FIXME: Ensure alignment here
8994
8995   bool Is64Bit = Subtarget->is64Bit();
8996   EVT SPTy = Is64Bit ? MVT::i64 : MVT::i32;
8997
8998   if (getTargetMachine().Options.EnableSegmentedStacks) {
8999     MachineFunction &MF = DAG.getMachineFunction();
9000     MachineRegisterInfo &MRI = MF.getRegInfo();
9001
9002     if (Is64Bit) {
9003       // The 64 bit implementation of segmented stacks needs to clobber both r10
9004       // r11. This makes it impossible to use it along with nested parameters.
9005       const Function *F = MF.getFunction();
9006
9007       for (Function::const_arg_iterator I = F->arg_begin(), E = F->arg_end();
9008            I != E; I++)
9009         if (I->hasNestAttr())
9010           report_fatal_error("Cannot use segmented stacks with functions that "
9011                              "have nested arguments.");
9012     }
9013
9014     const TargetRegisterClass *AddrRegClass =
9015       getRegClassFor(Subtarget->is64Bit() ? MVT::i64:MVT::i32);
9016     unsigned Vreg = MRI.createVirtualRegister(AddrRegClass);
9017     Chain = DAG.getCopyToReg(Chain, dl, Vreg, Size);
9018     SDValue Value = DAG.getNode(X86ISD::SEG_ALLOCA, dl, SPTy, Chain,
9019                                 DAG.getRegister(Vreg, SPTy));
9020     SDValue Ops1[2] = { Value, Chain };
9021     return DAG.getMergeValues(Ops1, 2, dl);
9022   } else {
9023     SDValue Flag;
9024     unsigned Reg = (Subtarget->is64Bit() ? X86::RAX : X86::EAX);
9025
9026     Chain = DAG.getCopyToReg(Chain, dl, Reg, Size, Flag);
9027     Flag = Chain.getValue(1);
9028     SDVTList NodeTys = DAG.getVTList(MVT::Other, MVT::Glue);
9029
9030     Chain = DAG.getNode(X86ISD::WIN_ALLOCA, dl, NodeTys, Chain, Flag);
9031     Flag = Chain.getValue(1);
9032
9033     Chain = DAG.getCopyFromReg(Chain, dl, X86StackPtr, SPTy).getValue(1);
9034
9035     SDValue Ops1[2] = { Chain.getValue(0), Chain };
9036     return DAG.getMergeValues(Ops1, 2, dl);
9037   }
9038 }
9039
9040 SDValue X86TargetLowering::LowerVASTART(SDValue Op, SelectionDAG &DAG) const {
9041   MachineFunction &MF = DAG.getMachineFunction();
9042   X86MachineFunctionInfo *FuncInfo = MF.getInfo<X86MachineFunctionInfo>();
9043
9044   const Value *SV = cast<SrcValueSDNode>(Op.getOperand(2))->getValue();
9045   DebugLoc DL = Op.getDebugLoc();
9046
9047   if (!Subtarget->is64Bit() || Subtarget->isTargetWin64()) {
9048     // vastart just stores the address of the VarArgsFrameIndex slot into the
9049     // memory location argument.
9050     SDValue FR = DAG.getFrameIndex(FuncInfo->getVarArgsFrameIndex(),
9051                                    getPointerTy());
9052     return DAG.getStore(Op.getOperand(0), DL, FR, Op.getOperand(1),
9053                         MachinePointerInfo(SV), false, false, 0);
9054   }
9055
9056   // __va_list_tag:
9057   //   gp_offset         (0 - 6 * 8)
9058   //   fp_offset         (48 - 48 + 8 * 16)
9059   //   overflow_arg_area (point to parameters coming in memory).
9060   //   reg_save_area
9061   SmallVector<SDValue, 8> MemOps;
9062   SDValue FIN = Op.getOperand(1);
9063   // Store gp_offset
9064   SDValue Store = DAG.getStore(Op.getOperand(0), DL,
9065                                DAG.getConstant(FuncInfo->getVarArgsGPOffset(),
9066                                                MVT::i32),
9067                                FIN, MachinePointerInfo(SV), false, false, 0);
9068   MemOps.push_back(Store);
9069
9070   // Store fp_offset
9071   FIN = DAG.getNode(ISD::ADD, DL, getPointerTy(),
9072                     FIN, DAG.getIntPtrConstant(4));
9073   Store = DAG.getStore(Op.getOperand(0), DL,
9074                        DAG.getConstant(FuncInfo->getVarArgsFPOffset(),
9075                                        MVT::i32),
9076                        FIN, MachinePointerInfo(SV, 4), false, false, 0);
9077   MemOps.push_back(Store);
9078
9079   // Store ptr to overflow_arg_area
9080   FIN = DAG.getNode(ISD::ADD, DL, getPointerTy(),
9081                     FIN, DAG.getIntPtrConstant(4));
9082   SDValue OVFIN = DAG.getFrameIndex(FuncInfo->getVarArgsFrameIndex(),
9083                                     getPointerTy());
9084   Store = DAG.getStore(Op.getOperand(0), DL, OVFIN, FIN,
9085                        MachinePointerInfo(SV, 8),
9086                        false, false, 0);
9087   MemOps.push_back(Store);
9088
9089   // Store ptr to reg_save_area.
9090   FIN = DAG.getNode(ISD::ADD, DL, getPointerTy(),
9091                     FIN, DAG.getIntPtrConstant(8));
9092   SDValue RSFIN = DAG.getFrameIndex(FuncInfo->getRegSaveFrameIndex(),
9093                                     getPointerTy());
9094   Store = DAG.getStore(Op.getOperand(0), DL, RSFIN, FIN,
9095                        MachinePointerInfo(SV, 16), false, false, 0);
9096   MemOps.push_back(Store);
9097   return DAG.getNode(ISD::TokenFactor, DL, MVT::Other,
9098                      &MemOps[0], MemOps.size());
9099 }
9100
9101 SDValue X86TargetLowering::LowerVAARG(SDValue Op, SelectionDAG &DAG) const {
9102   assert(Subtarget->is64Bit() &&
9103          "LowerVAARG only handles 64-bit va_arg!");
9104   assert((Subtarget->isTargetLinux() ||
9105           Subtarget->isTargetDarwin()) &&
9106           "Unhandled target in LowerVAARG");
9107   assert(Op.getNode()->getNumOperands() == 4);
9108   SDValue Chain = Op.getOperand(0);
9109   SDValue SrcPtr = Op.getOperand(1);
9110   const Value *SV = cast<SrcValueSDNode>(Op.getOperand(2))->getValue();
9111   unsigned Align = Op.getConstantOperandVal(3);
9112   DebugLoc dl = Op.getDebugLoc();
9113
9114   EVT ArgVT = Op.getNode()->getValueType(0);
9115   Type *ArgTy = ArgVT.getTypeForEVT(*DAG.getContext());
9116   uint32_t ArgSize = getTargetData()->getTypeAllocSize(ArgTy);
9117   uint8_t ArgMode;
9118
9119   // Decide which area this value should be read from.
9120   // TODO: Implement the AMD64 ABI in its entirety. This simple
9121   // selection mechanism works only for the basic types.
9122   if (ArgVT == MVT::f80) {
9123     llvm_unreachable("va_arg for f80 not yet implemented");
9124   } else if (ArgVT.isFloatingPoint() && ArgSize <= 16 /*bytes*/) {
9125     ArgMode = 2;  // Argument passed in XMM register. Use fp_offset.
9126   } else if (ArgVT.isInteger() && ArgSize <= 32 /*bytes*/) {
9127     ArgMode = 1;  // Argument passed in GPR64 register(s). Use gp_offset.
9128   } else {
9129     llvm_unreachable("Unhandled argument type in LowerVAARG");
9130   }
9131
9132   if (ArgMode == 2) {
9133     // Sanity Check: Make sure using fp_offset makes sense.
9134     assert(!getTargetMachine().Options.UseSoftFloat &&
9135            !(DAG.getMachineFunction()
9136                 .getFunction()->hasFnAttr(Attribute::NoImplicitFloat)) &&
9137            Subtarget->hasSSE1());
9138   }
9139
9140   // Insert VAARG_64 node into the DAG
9141   // VAARG_64 returns two values: Variable Argument Address, Chain
9142   SmallVector<SDValue, 11> InstOps;
9143   InstOps.push_back(Chain);
9144   InstOps.push_back(SrcPtr);
9145   InstOps.push_back(DAG.getConstant(ArgSize, MVT::i32));
9146   InstOps.push_back(DAG.getConstant(ArgMode, MVT::i8));
9147   InstOps.push_back(DAG.getConstant(Align, MVT::i32));
9148   SDVTList VTs = DAG.getVTList(getPointerTy(), MVT::Other);
9149   SDValue VAARG = DAG.getMemIntrinsicNode(X86ISD::VAARG_64, dl,
9150                                           VTs, &InstOps[0], InstOps.size(),
9151                                           MVT::i64,
9152                                           MachinePointerInfo(SV),
9153                                           /*Align=*/0,
9154                                           /*Volatile=*/false,
9155                                           /*ReadMem=*/true,
9156                                           /*WriteMem=*/true);
9157   Chain = VAARG.getValue(1);
9158
9159   // Load the next argument and return it
9160   return DAG.getLoad(ArgVT, dl,
9161                      Chain,
9162                      VAARG,
9163                      MachinePointerInfo(),
9164                      false, false, false, 0);
9165 }
9166
9167 SDValue X86TargetLowering::LowerVACOPY(SDValue Op, SelectionDAG &DAG) const {
9168   // X86-64 va_list is a struct { i32, i32, i8*, i8* }.
9169   assert(Subtarget->is64Bit() && "This code only handles 64-bit va_copy!");
9170   SDValue Chain = Op.getOperand(0);
9171   SDValue DstPtr = Op.getOperand(1);
9172   SDValue SrcPtr = Op.getOperand(2);
9173   const Value *DstSV = cast<SrcValueSDNode>(Op.getOperand(3))->getValue();
9174   const Value *SrcSV = cast<SrcValueSDNode>(Op.getOperand(4))->getValue();
9175   DebugLoc DL = Op.getDebugLoc();
9176
9177   return DAG.getMemcpy(Chain, DL, DstPtr, SrcPtr,
9178                        DAG.getIntPtrConstant(24), 8, /*isVolatile*/false,
9179                        false,
9180                        MachinePointerInfo(DstSV), MachinePointerInfo(SrcSV));
9181 }
9182
9183 SDValue
9184 X86TargetLowering::LowerINTRINSIC_WO_CHAIN(SDValue Op, SelectionDAG &DAG) const {
9185   DebugLoc dl = Op.getDebugLoc();
9186   unsigned IntNo = cast<ConstantSDNode>(Op.getOperand(0))->getZExtValue();
9187   switch (IntNo) {
9188   default: return SDValue();    // Don't custom lower most intrinsics.
9189   // Comparison intrinsics.
9190   case Intrinsic::x86_sse_comieq_ss:
9191   case Intrinsic::x86_sse_comilt_ss:
9192   case Intrinsic::x86_sse_comile_ss:
9193   case Intrinsic::x86_sse_comigt_ss:
9194   case Intrinsic::x86_sse_comige_ss:
9195   case Intrinsic::x86_sse_comineq_ss:
9196   case Intrinsic::x86_sse_ucomieq_ss:
9197   case Intrinsic::x86_sse_ucomilt_ss:
9198   case Intrinsic::x86_sse_ucomile_ss:
9199   case Intrinsic::x86_sse_ucomigt_ss:
9200   case Intrinsic::x86_sse_ucomige_ss:
9201   case Intrinsic::x86_sse_ucomineq_ss:
9202   case Intrinsic::x86_sse2_comieq_sd:
9203   case Intrinsic::x86_sse2_comilt_sd:
9204   case Intrinsic::x86_sse2_comile_sd:
9205   case Intrinsic::x86_sse2_comigt_sd:
9206   case Intrinsic::x86_sse2_comige_sd:
9207   case Intrinsic::x86_sse2_comineq_sd:
9208   case Intrinsic::x86_sse2_ucomieq_sd:
9209   case Intrinsic::x86_sse2_ucomilt_sd:
9210   case Intrinsic::x86_sse2_ucomile_sd:
9211   case Intrinsic::x86_sse2_ucomigt_sd:
9212   case Intrinsic::x86_sse2_ucomige_sd:
9213   case Intrinsic::x86_sse2_ucomineq_sd: {
9214     unsigned Opc = 0;
9215     ISD::CondCode CC = ISD::SETCC_INVALID;
9216     switch (IntNo) {
9217     default: break;
9218     case Intrinsic::x86_sse_comieq_ss:
9219     case Intrinsic::x86_sse2_comieq_sd:
9220       Opc = X86ISD::COMI;
9221       CC = ISD::SETEQ;
9222       break;
9223     case Intrinsic::x86_sse_comilt_ss:
9224     case Intrinsic::x86_sse2_comilt_sd:
9225       Opc = X86ISD::COMI;
9226       CC = ISD::SETLT;
9227       break;
9228     case Intrinsic::x86_sse_comile_ss:
9229     case Intrinsic::x86_sse2_comile_sd:
9230       Opc = X86ISD::COMI;
9231       CC = ISD::SETLE;
9232       break;
9233     case Intrinsic::x86_sse_comigt_ss:
9234     case Intrinsic::x86_sse2_comigt_sd:
9235       Opc = X86ISD::COMI;
9236       CC = ISD::SETGT;
9237       break;
9238     case Intrinsic::x86_sse_comige_ss:
9239     case Intrinsic::x86_sse2_comige_sd:
9240       Opc = X86ISD::COMI;
9241       CC = ISD::SETGE;
9242       break;
9243     case Intrinsic::x86_sse_comineq_ss:
9244     case Intrinsic::x86_sse2_comineq_sd:
9245       Opc = X86ISD::COMI;
9246       CC = ISD::SETNE;
9247       break;
9248     case Intrinsic::x86_sse_ucomieq_ss:
9249     case Intrinsic::x86_sse2_ucomieq_sd:
9250       Opc = X86ISD::UCOMI;
9251       CC = ISD::SETEQ;
9252       break;
9253     case Intrinsic::x86_sse_ucomilt_ss:
9254     case Intrinsic::x86_sse2_ucomilt_sd:
9255       Opc = X86ISD::UCOMI;
9256       CC = ISD::SETLT;
9257       break;
9258     case Intrinsic::x86_sse_ucomile_ss:
9259     case Intrinsic::x86_sse2_ucomile_sd:
9260       Opc = X86ISD::UCOMI;
9261       CC = ISD::SETLE;
9262       break;
9263     case Intrinsic::x86_sse_ucomigt_ss:
9264     case Intrinsic::x86_sse2_ucomigt_sd:
9265       Opc = X86ISD::UCOMI;
9266       CC = ISD::SETGT;
9267       break;
9268     case Intrinsic::x86_sse_ucomige_ss:
9269     case Intrinsic::x86_sse2_ucomige_sd:
9270       Opc = X86ISD::UCOMI;
9271       CC = ISD::SETGE;
9272       break;
9273     case Intrinsic::x86_sse_ucomineq_ss:
9274     case Intrinsic::x86_sse2_ucomineq_sd:
9275       Opc = X86ISD::UCOMI;
9276       CC = ISD::SETNE;
9277       break;
9278     }
9279
9280     SDValue LHS = Op.getOperand(1);
9281     SDValue RHS = Op.getOperand(2);
9282     unsigned X86CC = TranslateX86CC(CC, true, LHS, RHS, DAG);
9283     assert(X86CC != X86::COND_INVALID && "Unexpected illegal condition!");
9284     SDValue Cond = DAG.getNode(Opc, dl, MVT::i32, LHS, RHS);
9285     SDValue SetCC = DAG.getNode(X86ISD::SETCC, dl, MVT::i8,
9286                                 DAG.getConstant(X86CC, MVT::i8), Cond);
9287     return DAG.getNode(ISD::ZERO_EXTEND, dl, MVT::i32, SetCC);
9288   }
9289   // Arithmetic intrinsics.
9290   case Intrinsic::x86_sse3_hadd_ps:
9291   case Intrinsic::x86_sse3_hadd_pd:
9292   case Intrinsic::x86_avx_hadd_ps_256:
9293   case Intrinsic::x86_avx_hadd_pd_256:
9294     return DAG.getNode(X86ISD::FHADD, dl, Op.getValueType(),
9295                        Op.getOperand(1), Op.getOperand(2));
9296   case Intrinsic::x86_sse3_hsub_ps:
9297   case Intrinsic::x86_sse3_hsub_pd:
9298   case Intrinsic::x86_avx_hsub_ps_256:
9299   case Intrinsic::x86_avx_hsub_pd_256:
9300     return DAG.getNode(X86ISD::FHSUB, dl, Op.getValueType(),
9301                        Op.getOperand(1), Op.getOperand(2));
9302   case Intrinsic::x86_avx2_psllv_d:
9303   case Intrinsic::x86_avx2_psllv_q:
9304   case Intrinsic::x86_avx2_psllv_d_256:
9305   case Intrinsic::x86_avx2_psllv_q_256:
9306     return DAG.getNode(ISD::SHL, dl, Op.getValueType(),
9307                       Op.getOperand(1), Op.getOperand(2));
9308   case Intrinsic::x86_avx2_psrlv_d:
9309   case Intrinsic::x86_avx2_psrlv_q:
9310   case Intrinsic::x86_avx2_psrlv_d_256:
9311   case Intrinsic::x86_avx2_psrlv_q_256:
9312     return DAG.getNode(ISD::SRL, dl, Op.getValueType(),
9313                       Op.getOperand(1), Op.getOperand(2));
9314   case Intrinsic::x86_avx2_psrav_d:
9315   case Intrinsic::x86_avx2_psrav_d_256:
9316     return DAG.getNode(ISD::SRA, dl, Op.getValueType(),
9317                       Op.getOperand(1), Op.getOperand(2));
9318
9319   // ptest and testp intrinsics. The intrinsic these come from are designed to
9320   // return an integer value, not just an instruction so lower it to the ptest
9321   // or testp pattern and a setcc for the result.
9322   case Intrinsic::x86_sse41_ptestz:
9323   case Intrinsic::x86_sse41_ptestc:
9324   case Intrinsic::x86_sse41_ptestnzc:
9325   case Intrinsic::x86_avx_ptestz_256:
9326   case Intrinsic::x86_avx_ptestc_256:
9327   case Intrinsic::x86_avx_ptestnzc_256:
9328   case Intrinsic::x86_avx_vtestz_ps:
9329   case Intrinsic::x86_avx_vtestc_ps:
9330   case Intrinsic::x86_avx_vtestnzc_ps:
9331   case Intrinsic::x86_avx_vtestz_pd:
9332   case Intrinsic::x86_avx_vtestc_pd:
9333   case Intrinsic::x86_avx_vtestnzc_pd:
9334   case Intrinsic::x86_avx_vtestz_ps_256:
9335   case Intrinsic::x86_avx_vtestc_ps_256:
9336   case Intrinsic::x86_avx_vtestnzc_ps_256:
9337   case Intrinsic::x86_avx_vtestz_pd_256:
9338   case Intrinsic::x86_avx_vtestc_pd_256:
9339   case Intrinsic::x86_avx_vtestnzc_pd_256: {
9340     bool IsTestPacked = false;
9341     unsigned X86CC = 0;
9342     switch (IntNo) {
9343     default: llvm_unreachable("Bad fallthrough in Intrinsic lowering.");
9344     case Intrinsic::x86_avx_vtestz_ps:
9345     case Intrinsic::x86_avx_vtestz_pd:
9346     case Intrinsic::x86_avx_vtestz_ps_256:
9347     case Intrinsic::x86_avx_vtestz_pd_256:
9348       IsTestPacked = true; // Fallthrough
9349     case Intrinsic::x86_sse41_ptestz:
9350     case Intrinsic::x86_avx_ptestz_256:
9351       // ZF = 1
9352       X86CC = X86::COND_E;
9353       break;
9354     case Intrinsic::x86_avx_vtestc_ps:
9355     case Intrinsic::x86_avx_vtestc_pd:
9356     case Intrinsic::x86_avx_vtestc_ps_256:
9357     case Intrinsic::x86_avx_vtestc_pd_256:
9358       IsTestPacked = true; // Fallthrough
9359     case Intrinsic::x86_sse41_ptestc:
9360     case Intrinsic::x86_avx_ptestc_256:
9361       // CF = 1
9362       X86CC = X86::COND_B;
9363       break;
9364     case Intrinsic::x86_avx_vtestnzc_ps:
9365     case Intrinsic::x86_avx_vtestnzc_pd:
9366     case Intrinsic::x86_avx_vtestnzc_ps_256:
9367     case Intrinsic::x86_avx_vtestnzc_pd_256:
9368       IsTestPacked = true; // Fallthrough
9369     case Intrinsic::x86_sse41_ptestnzc:
9370     case Intrinsic::x86_avx_ptestnzc_256:
9371       // ZF and CF = 0
9372       X86CC = X86::COND_A;
9373       break;
9374     }
9375
9376     SDValue LHS = Op.getOperand(1);
9377     SDValue RHS = Op.getOperand(2);
9378     unsigned TestOpc = IsTestPacked ? X86ISD::TESTP : X86ISD::PTEST;
9379     SDValue Test = DAG.getNode(TestOpc, dl, MVT::i32, LHS, RHS);
9380     SDValue CC = DAG.getConstant(X86CC, MVT::i8);
9381     SDValue SetCC = DAG.getNode(X86ISD::SETCC, dl, MVT::i8, CC, Test);
9382     return DAG.getNode(ISD::ZERO_EXTEND, dl, MVT::i32, SetCC);
9383   }
9384
9385   // Fix vector shift instructions where the last operand is a non-immediate
9386   // i32 value.
9387   case Intrinsic::x86_avx2_pslli_w:
9388   case Intrinsic::x86_avx2_pslli_d:
9389   case Intrinsic::x86_avx2_pslli_q:
9390   case Intrinsic::x86_avx2_psrli_w:
9391   case Intrinsic::x86_avx2_psrli_d:
9392   case Intrinsic::x86_avx2_psrli_q:
9393   case Intrinsic::x86_avx2_psrai_w:
9394   case Intrinsic::x86_avx2_psrai_d:
9395   case Intrinsic::x86_sse2_pslli_w:
9396   case Intrinsic::x86_sse2_pslli_d:
9397   case Intrinsic::x86_sse2_pslli_q:
9398   case Intrinsic::x86_sse2_psrli_w:
9399   case Intrinsic::x86_sse2_psrli_d:
9400   case Intrinsic::x86_sse2_psrli_q:
9401   case Intrinsic::x86_sse2_psrai_w:
9402   case Intrinsic::x86_sse2_psrai_d:
9403   case Intrinsic::x86_mmx_pslli_w:
9404   case Intrinsic::x86_mmx_pslli_d:
9405   case Intrinsic::x86_mmx_pslli_q:
9406   case Intrinsic::x86_mmx_psrli_w:
9407   case Intrinsic::x86_mmx_psrli_d:
9408   case Intrinsic::x86_mmx_psrli_q:
9409   case Intrinsic::x86_mmx_psrai_w:
9410   case Intrinsic::x86_mmx_psrai_d: {
9411     SDValue ShAmt = Op.getOperand(2);
9412     if (isa<ConstantSDNode>(ShAmt))
9413       return SDValue();
9414
9415     unsigned NewIntNo = 0;
9416     EVT ShAmtVT = MVT::v4i32;
9417     switch (IntNo) {
9418     case Intrinsic::x86_sse2_pslli_w:
9419       NewIntNo = Intrinsic::x86_sse2_psll_w;
9420       break;
9421     case Intrinsic::x86_sse2_pslli_d:
9422       NewIntNo = Intrinsic::x86_sse2_psll_d;
9423       break;
9424     case Intrinsic::x86_sse2_pslli_q:
9425       NewIntNo = Intrinsic::x86_sse2_psll_q;
9426       break;
9427     case Intrinsic::x86_sse2_psrli_w:
9428       NewIntNo = Intrinsic::x86_sse2_psrl_w;
9429       break;
9430     case Intrinsic::x86_sse2_psrli_d:
9431       NewIntNo = Intrinsic::x86_sse2_psrl_d;
9432       break;
9433     case Intrinsic::x86_sse2_psrli_q:
9434       NewIntNo = Intrinsic::x86_sse2_psrl_q;
9435       break;
9436     case Intrinsic::x86_sse2_psrai_w:
9437       NewIntNo = Intrinsic::x86_sse2_psra_w;
9438       break;
9439     case Intrinsic::x86_sse2_psrai_d:
9440       NewIntNo = Intrinsic::x86_sse2_psra_d;
9441       break;
9442     case Intrinsic::x86_avx2_pslli_w:
9443       NewIntNo = Intrinsic::x86_avx2_psll_w;
9444       break;
9445     case Intrinsic::x86_avx2_pslli_d:
9446       NewIntNo = Intrinsic::x86_avx2_psll_d;
9447       break;
9448     case Intrinsic::x86_avx2_pslli_q:
9449       NewIntNo = Intrinsic::x86_avx2_psll_q;
9450       break;
9451     case Intrinsic::x86_avx2_psrli_w:
9452       NewIntNo = Intrinsic::x86_avx2_psrl_w;
9453       break;
9454     case Intrinsic::x86_avx2_psrli_d:
9455       NewIntNo = Intrinsic::x86_avx2_psrl_d;
9456       break;
9457     case Intrinsic::x86_avx2_psrli_q:
9458       NewIntNo = Intrinsic::x86_avx2_psrl_q;
9459       break;
9460     case Intrinsic::x86_avx2_psrai_w:
9461       NewIntNo = Intrinsic::x86_avx2_psra_w;
9462       break;
9463     case Intrinsic::x86_avx2_psrai_d:
9464       NewIntNo = Intrinsic::x86_avx2_psra_d;
9465       break;
9466     default: {
9467       ShAmtVT = MVT::v2i32;
9468       switch (IntNo) {
9469       case Intrinsic::x86_mmx_pslli_w:
9470         NewIntNo = Intrinsic::x86_mmx_psll_w;
9471         break;
9472       case Intrinsic::x86_mmx_pslli_d:
9473         NewIntNo = Intrinsic::x86_mmx_psll_d;
9474         break;
9475       case Intrinsic::x86_mmx_pslli_q:
9476         NewIntNo = Intrinsic::x86_mmx_psll_q;
9477         break;
9478       case Intrinsic::x86_mmx_psrli_w:
9479         NewIntNo = Intrinsic::x86_mmx_psrl_w;
9480         break;
9481       case Intrinsic::x86_mmx_psrli_d:
9482         NewIntNo = Intrinsic::x86_mmx_psrl_d;
9483         break;
9484       case Intrinsic::x86_mmx_psrli_q:
9485         NewIntNo = Intrinsic::x86_mmx_psrl_q;
9486         break;
9487       case Intrinsic::x86_mmx_psrai_w:
9488         NewIntNo = Intrinsic::x86_mmx_psra_w;
9489         break;
9490       case Intrinsic::x86_mmx_psrai_d:
9491         NewIntNo = Intrinsic::x86_mmx_psra_d;
9492         break;
9493       default: llvm_unreachable("Impossible intrinsic");  // Can't reach here.
9494       }
9495       break;
9496     }
9497     }
9498
9499     // The vector shift intrinsics with scalars uses 32b shift amounts but
9500     // the sse2/mmx shift instructions reads 64 bits. Set the upper 32 bits
9501     // to be zero.
9502     SDValue ShOps[4];
9503     ShOps[0] = ShAmt;
9504     ShOps[1] = DAG.getConstant(0, MVT::i32);
9505     if (ShAmtVT == MVT::v4i32) {
9506       ShOps[2] = DAG.getUNDEF(MVT::i32);
9507       ShOps[3] = DAG.getUNDEF(MVT::i32);
9508       ShAmt =  DAG.getNode(ISD::BUILD_VECTOR, dl, ShAmtVT, &ShOps[0], 4);
9509     } else {
9510       ShAmt =  DAG.getNode(ISD::BUILD_VECTOR, dl, ShAmtVT, &ShOps[0], 2);
9511 // FIXME this must be lowered to get rid of the invalid type.
9512     }
9513
9514     EVT VT = Op.getValueType();
9515     ShAmt = DAG.getNode(ISD::BITCAST, dl, VT, ShAmt);
9516     return DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, VT,
9517                        DAG.getConstant(NewIntNo, MVT::i32),
9518                        Op.getOperand(1), ShAmt);
9519   }
9520   }
9521 }
9522
9523 SDValue X86TargetLowering::LowerRETURNADDR(SDValue Op,
9524                                            SelectionDAG &DAG) const {
9525   MachineFrameInfo *MFI = DAG.getMachineFunction().getFrameInfo();
9526   MFI->setReturnAddressIsTaken(true);
9527
9528   unsigned Depth = cast<ConstantSDNode>(Op.getOperand(0))->getZExtValue();
9529   DebugLoc dl = Op.getDebugLoc();
9530
9531   if (Depth > 0) {
9532     SDValue FrameAddr = LowerFRAMEADDR(Op, DAG);
9533     SDValue Offset =
9534       DAG.getConstant(TD->getPointerSize(),
9535                       Subtarget->is64Bit() ? MVT::i64 : MVT::i32);
9536     return DAG.getLoad(getPointerTy(), dl, DAG.getEntryNode(),
9537                        DAG.getNode(ISD::ADD, dl, getPointerTy(),
9538                                    FrameAddr, Offset),
9539                        MachinePointerInfo(), false, false, false, 0);
9540   }
9541
9542   // Just load the return address.
9543   SDValue RetAddrFI = getReturnAddressFrameIndex(DAG);
9544   return DAG.getLoad(getPointerTy(), dl, DAG.getEntryNode(),
9545                      RetAddrFI, MachinePointerInfo(), false, false, false, 0);
9546 }
9547
9548 SDValue X86TargetLowering::LowerFRAMEADDR(SDValue Op, SelectionDAG &DAG) const {
9549   MachineFrameInfo *MFI = DAG.getMachineFunction().getFrameInfo();
9550   MFI->setFrameAddressIsTaken(true);
9551
9552   EVT VT = Op.getValueType();
9553   DebugLoc dl = Op.getDebugLoc();  // FIXME probably not meaningful
9554   unsigned Depth = cast<ConstantSDNode>(Op.getOperand(0))->getZExtValue();
9555   unsigned FrameReg = Subtarget->is64Bit() ? X86::RBP : X86::EBP;
9556   SDValue FrameAddr = DAG.getCopyFromReg(DAG.getEntryNode(), dl, FrameReg, VT);
9557   while (Depth--)
9558     FrameAddr = DAG.getLoad(VT, dl, DAG.getEntryNode(), FrameAddr,
9559                             MachinePointerInfo(),
9560                             false, false, false, 0);
9561   return FrameAddr;
9562 }
9563
9564 SDValue X86TargetLowering::LowerFRAME_TO_ARGS_OFFSET(SDValue Op,
9565                                                      SelectionDAG &DAG) const {
9566   return DAG.getIntPtrConstant(2*TD->getPointerSize());
9567 }
9568
9569 SDValue X86TargetLowering::LowerEH_RETURN(SDValue Op, SelectionDAG &DAG) const {
9570   MachineFunction &MF = DAG.getMachineFunction();
9571   SDValue Chain     = Op.getOperand(0);
9572   SDValue Offset    = Op.getOperand(1);
9573   SDValue Handler   = Op.getOperand(2);
9574   DebugLoc dl       = Op.getDebugLoc();
9575
9576   SDValue Frame = DAG.getCopyFromReg(DAG.getEntryNode(), dl,
9577                                      Subtarget->is64Bit() ? X86::RBP : X86::EBP,
9578                                      getPointerTy());
9579   unsigned StoreAddrReg = (Subtarget->is64Bit() ? X86::RCX : X86::ECX);
9580
9581   SDValue StoreAddr = DAG.getNode(ISD::ADD, dl, getPointerTy(), Frame,
9582                                   DAG.getIntPtrConstant(TD->getPointerSize()));
9583   StoreAddr = DAG.getNode(ISD::ADD, dl, getPointerTy(), StoreAddr, Offset);
9584   Chain = DAG.getStore(Chain, dl, Handler, StoreAddr, MachinePointerInfo(),
9585                        false, false, 0);
9586   Chain = DAG.getCopyToReg(Chain, dl, StoreAddrReg, StoreAddr);
9587   MF.getRegInfo().addLiveOut(StoreAddrReg);
9588
9589   return DAG.getNode(X86ISD::EH_RETURN, dl,
9590                      MVT::Other,
9591                      Chain, DAG.getRegister(StoreAddrReg, getPointerTy()));
9592 }
9593
9594 SDValue X86TargetLowering::LowerADJUST_TRAMPOLINE(SDValue Op,
9595                                                   SelectionDAG &DAG) const {
9596   return Op.getOperand(0);
9597 }
9598
9599 SDValue X86TargetLowering::LowerINIT_TRAMPOLINE(SDValue Op,
9600                                                 SelectionDAG &DAG) const {
9601   SDValue Root = Op.getOperand(0);
9602   SDValue Trmp = Op.getOperand(1); // trampoline
9603   SDValue FPtr = Op.getOperand(2); // nested function
9604   SDValue Nest = Op.getOperand(3); // 'nest' parameter value
9605   DebugLoc dl  = Op.getDebugLoc();
9606
9607   const Value *TrmpAddr = cast<SrcValueSDNode>(Op.getOperand(4))->getValue();
9608
9609   if (Subtarget->is64Bit()) {
9610     SDValue OutChains[6];
9611
9612     // Large code-model.
9613     const unsigned char JMP64r  = 0xFF; // 64-bit jmp through register opcode.
9614     const unsigned char MOV64ri = 0xB8; // X86::MOV64ri opcode.
9615
9616     const unsigned char N86R10 = X86_MC::getX86RegNum(X86::R10);
9617     const unsigned char N86R11 = X86_MC::getX86RegNum(X86::R11);
9618
9619     const unsigned char REX_WB = 0x40 | 0x08 | 0x01; // REX prefix
9620
9621     // Load the pointer to the nested function into R11.
9622     unsigned OpCode = ((MOV64ri | N86R11) << 8) | REX_WB; // movabsq r11
9623     SDValue Addr = Trmp;
9624     OutChains[0] = DAG.getStore(Root, dl, DAG.getConstant(OpCode, MVT::i16),
9625                                 Addr, MachinePointerInfo(TrmpAddr),
9626                                 false, false, 0);
9627
9628     Addr = DAG.getNode(ISD::ADD, dl, MVT::i64, Trmp,
9629                        DAG.getConstant(2, MVT::i64));
9630     OutChains[1] = DAG.getStore(Root, dl, FPtr, Addr,
9631                                 MachinePointerInfo(TrmpAddr, 2),
9632                                 false, false, 2);
9633
9634     // Load the 'nest' parameter value into R10.
9635     // R10 is specified in X86CallingConv.td
9636     OpCode = ((MOV64ri | N86R10) << 8) | REX_WB; // movabsq r10
9637     Addr = DAG.getNode(ISD::ADD, dl, MVT::i64, Trmp,
9638                        DAG.getConstant(10, MVT::i64));
9639     OutChains[2] = DAG.getStore(Root, dl, DAG.getConstant(OpCode, MVT::i16),
9640                                 Addr, MachinePointerInfo(TrmpAddr, 10),
9641                                 false, false, 0);
9642
9643     Addr = DAG.getNode(ISD::ADD, dl, MVT::i64, Trmp,
9644                        DAG.getConstant(12, MVT::i64));
9645     OutChains[3] = DAG.getStore(Root, dl, Nest, Addr,
9646                                 MachinePointerInfo(TrmpAddr, 12),
9647                                 false, false, 2);
9648
9649     // Jump to the nested function.
9650     OpCode = (JMP64r << 8) | REX_WB; // jmpq *...
9651     Addr = DAG.getNode(ISD::ADD, dl, MVT::i64, Trmp,
9652                        DAG.getConstant(20, MVT::i64));
9653     OutChains[4] = DAG.getStore(Root, dl, DAG.getConstant(OpCode, MVT::i16),
9654                                 Addr, MachinePointerInfo(TrmpAddr, 20),
9655                                 false, false, 0);
9656
9657     unsigned char ModRM = N86R11 | (4 << 3) | (3 << 6); // ...r11
9658     Addr = DAG.getNode(ISD::ADD, dl, MVT::i64, Trmp,
9659                        DAG.getConstant(22, MVT::i64));
9660     OutChains[5] = DAG.getStore(Root, dl, DAG.getConstant(ModRM, MVT::i8), Addr,
9661                                 MachinePointerInfo(TrmpAddr, 22),
9662                                 false, false, 0);
9663
9664     return DAG.getNode(ISD::TokenFactor, dl, MVT::Other, OutChains, 6);
9665   } else {
9666     const Function *Func =
9667       cast<Function>(cast<SrcValueSDNode>(Op.getOperand(5))->getValue());
9668     CallingConv::ID CC = Func->getCallingConv();
9669     unsigned NestReg;
9670
9671     switch (CC) {
9672     default:
9673       llvm_unreachable("Unsupported calling convention");
9674     case CallingConv::C:
9675     case CallingConv::X86_StdCall: {
9676       // Pass 'nest' parameter in ECX.
9677       // Must be kept in sync with X86CallingConv.td
9678       NestReg = X86::ECX;
9679
9680       // Check that ECX wasn't needed by an 'inreg' parameter.
9681       FunctionType *FTy = Func->getFunctionType();
9682       const AttrListPtr &Attrs = Func->getAttributes();
9683
9684       if (!Attrs.isEmpty() && !Func->isVarArg()) {
9685         unsigned InRegCount = 0;
9686         unsigned Idx = 1;
9687
9688         for (FunctionType::param_iterator I = FTy->param_begin(),
9689              E = FTy->param_end(); I != E; ++I, ++Idx)
9690           if (Attrs.paramHasAttr(Idx, Attribute::InReg))
9691             // FIXME: should only count parameters that are lowered to integers.
9692             InRegCount += (TD->getTypeSizeInBits(*I) + 31) / 32;
9693
9694         if (InRegCount > 2) {
9695           report_fatal_error("Nest register in use - reduce number of inreg"
9696                              " parameters!");
9697         }
9698       }
9699       break;
9700     }
9701     case CallingConv::X86_FastCall:
9702     case CallingConv::X86_ThisCall:
9703     case CallingConv::Fast:
9704       // Pass 'nest' parameter in EAX.
9705       // Must be kept in sync with X86CallingConv.td
9706       NestReg = X86::EAX;
9707       break;
9708     }
9709
9710     SDValue OutChains[4];
9711     SDValue Addr, Disp;
9712
9713     Addr = DAG.getNode(ISD::ADD, dl, MVT::i32, Trmp,
9714                        DAG.getConstant(10, MVT::i32));
9715     Disp = DAG.getNode(ISD::SUB, dl, MVT::i32, FPtr, Addr);
9716
9717     // This is storing the opcode for MOV32ri.
9718     const unsigned char MOV32ri = 0xB8; // X86::MOV32ri's opcode byte.
9719     const unsigned char N86Reg = X86_MC::getX86RegNum(NestReg);
9720     OutChains[0] = DAG.getStore(Root, dl,
9721                                 DAG.getConstant(MOV32ri|N86Reg, MVT::i8),
9722                                 Trmp, MachinePointerInfo(TrmpAddr),
9723                                 false, false, 0);
9724
9725     Addr = DAG.getNode(ISD::ADD, dl, MVT::i32, Trmp,
9726                        DAG.getConstant(1, MVT::i32));
9727     OutChains[1] = DAG.getStore(Root, dl, Nest, Addr,
9728                                 MachinePointerInfo(TrmpAddr, 1),
9729                                 false, false, 1);
9730
9731     const unsigned char JMP = 0xE9; // jmp <32bit dst> opcode.
9732     Addr = DAG.getNode(ISD::ADD, dl, MVT::i32, Trmp,
9733                        DAG.getConstant(5, MVT::i32));
9734     OutChains[2] = DAG.getStore(Root, dl, DAG.getConstant(JMP, MVT::i8), Addr,
9735                                 MachinePointerInfo(TrmpAddr, 5),
9736                                 false, false, 1);
9737
9738     Addr = DAG.getNode(ISD::ADD, dl, MVT::i32, Trmp,
9739                        DAG.getConstant(6, MVT::i32));
9740     OutChains[3] = DAG.getStore(Root, dl, Disp, Addr,
9741                                 MachinePointerInfo(TrmpAddr, 6),
9742                                 false, false, 1);
9743
9744     return DAG.getNode(ISD::TokenFactor, dl, MVT::Other, OutChains, 4);
9745   }
9746 }
9747
9748 SDValue X86TargetLowering::LowerFLT_ROUNDS_(SDValue Op,
9749                                             SelectionDAG &DAG) const {
9750   /*
9751    The rounding mode is in bits 11:10 of FPSR, and has the following
9752    settings:
9753      00 Round to nearest
9754      01 Round to -inf
9755      10 Round to +inf
9756      11 Round to 0
9757
9758   FLT_ROUNDS, on the other hand, expects the following:
9759     -1 Undefined
9760      0 Round to 0
9761      1 Round to nearest
9762      2 Round to +inf
9763      3 Round to -inf
9764
9765   To perform the conversion, we do:
9766     (((((FPSR & 0x800) >> 11) | ((FPSR & 0x400) >> 9)) + 1) & 3)
9767   */
9768
9769   MachineFunction &MF = DAG.getMachineFunction();
9770   const TargetMachine &TM = MF.getTarget();
9771   const TargetFrameLowering &TFI = *TM.getFrameLowering();
9772   unsigned StackAlignment = TFI.getStackAlignment();
9773   EVT VT = Op.getValueType();
9774   DebugLoc DL = Op.getDebugLoc();
9775
9776   // Save FP Control Word to stack slot
9777   int SSFI = MF.getFrameInfo()->CreateStackObject(2, StackAlignment, false);
9778   SDValue StackSlot = DAG.getFrameIndex(SSFI, getPointerTy());
9779
9780
9781   MachineMemOperand *MMO =
9782    MF.getMachineMemOperand(MachinePointerInfo::getFixedStack(SSFI),
9783                            MachineMemOperand::MOStore, 2, 2);
9784
9785   SDValue Ops[] = { DAG.getEntryNode(), StackSlot };
9786   SDValue Chain = DAG.getMemIntrinsicNode(X86ISD::FNSTCW16m, DL,
9787                                           DAG.getVTList(MVT::Other),
9788                                           Ops, 2, MVT::i16, MMO);
9789
9790   // Load FP Control Word from stack slot
9791   SDValue CWD = DAG.getLoad(MVT::i16, DL, Chain, StackSlot,
9792                             MachinePointerInfo(), false, false, false, 0);
9793
9794   // Transform as necessary
9795   SDValue CWD1 =
9796     DAG.getNode(ISD::SRL, DL, MVT::i16,
9797                 DAG.getNode(ISD::AND, DL, MVT::i16,
9798                             CWD, DAG.getConstant(0x800, MVT::i16)),
9799                 DAG.getConstant(11, MVT::i8));
9800   SDValue CWD2 =
9801     DAG.getNode(ISD::SRL, DL, MVT::i16,
9802                 DAG.getNode(ISD::AND, DL, MVT::i16,
9803                             CWD, DAG.getConstant(0x400, MVT::i16)),
9804                 DAG.getConstant(9, MVT::i8));
9805
9806   SDValue RetVal =
9807     DAG.getNode(ISD::AND, DL, MVT::i16,
9808                 DAG.getNode(ISD::ADD, DL, MVT::i16,
9809                             DAG.getNode(ISD::OR, DL, MVT::i16, CWD1, CWD2),
9810                             DAG.getConstant(1, MVT::i16)),
9811                 DAG.getConstant(3, MVT::i16));
9812
9813
9814   return DAG.getNode((VT.getSizeInBits() < 16 ?
9815                       ISD::TRUNCATE : ISD::ZERO_EXTEND), DL, VT, RetVal);
9816 }
9817
9818 SDValue X86TargetLowering::LowerCTLZ(SDValue Op, SelectionDAG &DAG) const {
9819   EVT VT = Op.getValueType();
9820   EVT OpVT = VT;
9821   unsigned NumBits = VT.getSizeInBits();
9822   DebugLoc dl = Op.getDebugLoc();
9823
9824   Op = Op.getOperand(0);
9825   if (VT == MVT::i8) {
9826     // Zero extend to i32 since there is not an i8 bsr.
9827     OpVT = MVT::i32;
9828     Op = DAG.getNode(ISD::ZERO_EXTEND, dl, OpVT, Op);
9829   }
9830
9831   // Issue a bsr (scan bits in reverse) which also sets EFLAGS.
9832   SDVTList VTs = DAG.getVTList(OpVT, MVT::i32);
9833   Op = DAG.getNode(X86ISD::BSR, dl, VTs, Op);
9834
9835   // If src is zero (i.e. bsr sets ZF), returns NumBits.
9836   SDValue Ops[] = {
9837     Op,
9838     DAG.getConstant(NumBits+NumBits-1, OpVT),
9839     DAG.getConstant(X86::COND_E, MVT::i8),
9840     Op.getValue(1)
9841   };
9842   Op = DAG.getNode(X86ISD::CMOV, dl, OpVT, Ops, array_lengthof(Ops));
9843
9844   // Finally xor with NumBits-1.
9845   Op = DAG.getNode(ISD::XOR, dl, OpVT, Op, DAG.getConstant(NumBits-1, OpVT));
9846
9847   if (VT == MVT::i8)
9848     Op = DAG.getNode(ISD::TRUNCATE, dl, MVT::i8, Op);
9849   return Op;
9850 }
9851
9852 SDValue X86TargetLowering::LowerCTLZ_ZERO_UNDEF(SDValue Op,
9853                                                 SelectionDAG &DAG) const {
9854   EVT VT = Op.getValueType();
9855   EVT OpVT = VT;
9856   unsigned NumBits = VT.getSizeInBits();
9857   DebugLoc dl = Op.getDebugLoc();
9858
9859   Op = Op.getOperand(0);
9860   if (VT == MVT::i8) {
9861     // Zero extend to i32 since there is not an i8 bsr.
9862     OpVT = MVT::i32;
9863     Op = DAG.getNode(ISD::ZERO_EXTEND, dl, OpVT, Op);
9864   }
9865
9866   // Issue a bsr (scan bits in reverse).
9867   SDVTList VTs = DAG.getVTList(OpVT, MVT::i32);
9868   Op = DAG.getNode(X86ISD::BSR, dl, VTs, Op);
9869
9870   // And xor with NumBits-1.
9871   Op = DAG.getNode(ISD::XOR, dl, OpVT, Op, DAG.getConstant(NumBits-1, OpVT));
9872
9873   if (VT == MVT::i8)
9874     Op = DAG.getNode(ISD::TRUNCATE, dl, MVT::i8, Op);
9875   return Op;
9876 }
9877
9878 SDValue X86TargetLowering::LowerCTTZ(SDValue Op, SelectionDAG &DAG) const {
9879   EVT VT = Op.getValueType();
9880   unsigned NumBits = VT.getSizeInBits();
9881   DebugLoc dl = Op.getDebugLoc();
9882   Op = Op.getOperand(0);
9883
9884   // Issue a bsf (scan bits forward) which also sets EFLAGS.
9885   SDVTList VTs = DAG.getVTList(VT, MVT::i32);
9886   Op = DAG.getNode(X86ISD::BSF, dl, VTs, Op);
9887
9888   // If src is zero (i.e. bsf sets ZF), returns NumBits.
9889   SDValue Ops[] = {
9890     Op,
9891     DAG.getConstant(NumBits, VT),
9892     DAG.getConstant(X86::COND_E, MVT::i8),
9893     Op.getValue(1)
9894   };
9895   return DAG.getNode(X86ISD::CMOV, dl, VT, Ops, array_lengthof(Ops));
9896 }
9897
9898 // Lower256IntArith - Break a 256-bit integer operation into two new 128-bit
9899 // ones, and then concatenate the result back.
9900 static SDValue Lower256IntArith(SDValue Op, SelectionDAG &DAG) {
9901   EVT VT = Op.getValueType();
9902
9903   assert(VT.getSizeInBits() == 256 && VT.isInteger() &&
9904          "Unsupported value type for operation");
9905
9906   int NumElems = VT.getVectorNumElements();
9907   DebugLoc dl = Op.getDebugLoc();
9908   SDValue Idx0 = DAG.getConstant(0, MVT::i32);
9909   SDValue Idx1 = DAG.getConstant(NumElems/2, MVT::i32);
9910
9911   // Extract the LHS vectors
9912   SDValue LHS = Op.getOperand(0);
9913   SDValue LHS1 = Extract128BitVector(LHS, Idx0, DAG, dl);
9914   SDValue LHS2 = Extract128BitVector(LHS, Idx1, DAG, dl);
9915
9916   // Extract the RHS vectors
9917   SDValue RHS = Op.getOperand(1);
9918   SDValue RHS1 = Extract128BitVector(RHS, Idx0, DAG, dl);
9919   SDValue RHS2 = Extract128BitVector(RHS, Idx1, DAG, dl);
9920
9921   MVT EltVT = VT.getVectorElementType().getSimpleVT();
9922   EVT NewVT = MVT::getVectorVT(EltVT, NumElems/2);
9923
9924   return DAG.getNode(ISD::CONCAT_VECTORS, dl, VT,
9925                      DAG.getNode(Op.getOpcode(), dl, NewVT, LHS1, RHS1),
9926                      DAG.getNode(Op.getOpcode(), dl, NewVT, LHS2, RHS2));
9927 }
9928
9929 SDValue X86TargetLowering::LowerADD(SDValue Op, SelectionDAG &DAG) const {
9930   assert(Op.getValueType().getSizeInBits() == 256 &&
9931          Op.getValueType().isInteger() &&
9932          "Only handle AVX 256-bit vector integer operation");
9933   return Lower256IntArith(Op, DAG);
9934 }
9935
9936 SDValue X86TargetLowering::LowerSUB(SDValue Op, SelectionDAG &DAG) const {
9937   assert(Op.getValueType().getSizeInBits() == 256 &&
9938          Op.getValueType().isInteger() &&
9939          "Only handle AVX 256-bit vector integer operation");
9940   return Lower256IntArith(Op, DAG);
9941 }
9942
9943 SDValue X86TargetLowering::LowerMUL(SDValue Op, SelectionDAG &DAG) const {
9944   EVT VT = Op.getValueType();
9945
9946   // Decompose 256-bit ops into smaller 128-bit ops.
9947   if (VT.getSizeInBits() == 256 && !Subtarget->hasAVX2())
9948     return Lower256IntArith(Op, DAG);
9949
9950   DebugLoc dl = Op.getDebugLoc();
9951
9952   SDValue A = Op.getOperand(0);
9953   SDValue B = Op.getOperand(1);
9954
9955   if (VT == MVT::v4i64) {
9956     assert(Subtarget->hasAVX2() && "Lowering v4i64 multiply requires AVX2");
9957
9958     //  ulong2 Ahi = __builtin_ia32_psrlqi256( a, 32);
9959     //  ulong2 Bhi = __builtin_ia32_psrlqi256( b, 32);
9960     //  ulong2 AloBlo = __builtin_ia32_pmuludq256( a, b );
9961     //  ulong2 AloBhi = __builtin_ia32_pmuludq256( a, Bhi );
9962     //  ulong2 AhiBlo = __builtin_ia32_pmuludq256( Ahi, b );
9963     //
9964     //  AloBhi = __builtin_ia32_psllqi256( AloBhi, 32 );
9965     //  AhiBlo = __builtin_ia32_psllqi256( AhiBlo, 32 );
9966     //  return AloBlo + AloBhi + AhiBlo;
9967
9968     SDValue Ahi = DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, VT,
9969                          DAG.getConstant(Intrinsic::x86_avx2_psrli_q, MVT::i32),
9970                          A, DAG.getConstant(32, MVT::i32));
9971     SDValue Bhi = DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, VT,
9972                          DAG.getConstant(Intrinsic::x86_avx2_psrli_q, MVT::i32),
9973                          B, DAG.getConstant(32, MVT::i32));
9974     SDValue AloBlo = DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, VT,
9975                          DAG.getConstant(Intrinsic::x86_avx2_pmulu_dq, MVT::i32),
9976                          A, B);
9977     SDValue AloBhi = DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, VT,
9978                          DAG.getConstant(Intrinsic::x86_avx2_pmulu_dq, MVT::i32),
9979                          A, Bhi);
9980     SDValue AhiBlo = DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, VT,
9981                          DAG.getConstant(Intrinsic::x86_avx2_pmulu_dq, MVT::i32),
9982                          Ahi, B);
9983     AloBhi = DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, VT,
9984                          DAG.getConstant(Intrinsic::x86_avx2_pslli_q, MVT::i32),
9985                          AloBhi, DAG.getConstant(32, MVT::i32));
9986     AhiBlo = DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, VT,
9987                          DAG.getConstant(Intrinsic::x86_avx2_pslli_q, MVT::i32),
9988                          AhiBlo, DAG.getConstant(32, MVT::i32));
9989     SDValue Res = DAG.getNode(ISD::ADD, dl, VT, AloBlo, AloBhi);
9990     Res = DAG.getNode(ISD::ADD, dl, VT, Res, AhiBlo);
9991     return Res;
9992   }
9993
9994   assert(VT == MVT::v2i64 && "Only know how to lower V2I64 multiply");
9995
9996   //  ulong2 Ahi = __builtin_ia32_psrlqi128( a, 32);
9997   //  ulong2 Bhi = __builtin_ia32_psrlqi128( b, 32);
9998   //  ulong2 AloBlo = __builtin_ia32_pmuludq128( a, b );
9999   //  ulong2 AloBhi = __builtin_ia32_pmuludq128( a, Bhi );
10000   //  ulong2 AhiBlo = __builtin_ia32_pmuludq128( Ahi, b );
10001   //
10002   //  AloBhi = __builtin_ia32_psllqi128( AloBhi, 32 );
10003   //  AhiBlo = __builtin_ia32_psllqi128( AhiBlo, 32 );
10004   //  return AloBlo + AloBhi + AhiBlo;
10005
10006   SDValue Ahi = DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, VT,
10007                        DAG.getConstant(Intrinsic::x86_sse2_psrli_q, MVT::i32),
10008                        A, DAG.getConstant(32, MVT::i32));
10009   SDValue Bhi = DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, VT,
10010                        DAG.getConstant(Intrinsic::x86_sse2_psrli_q, MVT::i32),
10011                        B, DAG.getConstant(32, MVT::i32));
10012   SDValue AloBlo = DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, VT,
10013                        DAG.getConstant(Intrinsic::x86_sse2_pmulu_dq, MVT::i32),
10014                        A, B);
10015   SDValue AloBhi = DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, VT,
10016                        DAG.getConstant(Intrinsic::x86_sse2_pmulu_dq, MVT::i32),
10017                        A, Bhi);
10018   SDValue AhiBlo = DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, VT,
10019                        DAG.getConstant(Intrinsic::x86_sse2_pmulu_dq, MVT::i32),
10020                        Ahi, B);
10021   AloBhi = DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, VT,
10022                        DAG.getConstant(Intrinsic::x86_sse2_pslli_q, MVT::i32),
10023                        AloBhi, DAG.getConstant(32, MVT::i32));
10024   AhiBlo = DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, VT,
10025                        DAG.getConstant(Intrinsic::x86_sse2_pslli_q, MVT::i32),
10026                        AhiBlo, DAG.getConstant(32, MVT::i32));
10027   SDValue Res = DAG.getNode(ISD::ADD, dl, VT, AloBlo, AloBhi);
10028   Res = DAG.getNode(ISD::ADD, dl, VT, Res, AhiBlo);
10029   return Res;
10030 }
10031
10032 SDValue X86TargetLowering::LowerShift(SDValue Op, SelectionDAG &DAG) const {
10033
10034   EVT VT = Op.getValueType();
10035   DebugLoc dl = Op.getDebugLoc();
10036   SDValue R = Op.getOperand(0);
10037   SDValue Amt = Op.getOperand(1);
10038   LLVMContext *Context = DAG.getContext();
10039
10040   if (!Subtarget->hasSSE2())
10041     return SDValue();
10042
10043   // Optimize shl/srl/sra with constant shift amount.
10044   if (isSplatVector(Amt.getNode())) {
10045     SDValue SclrAmt = Amt->getOperand(0);
10046     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(SclrAmt)) {
10047       uint64_t ShiftAmt = C->getZExtValue();
10048
10049       if (VT == MVT::v16i8 && Op.getOpcode() == ISD::SHL) {
10050         // Make a large shift.
10051         SDValue SHL =
10052           DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, VT,
10053                       DAG.getConstant(Intrinsic::x86_sse2_pslli_w, MVT::i32),
10054                       R, DAG.getConstant(ShiftAmt, MVT::i32));
10055         // Zero out the rightmost bits.
10056         SmallVector<SDValue, 16> V(16, DAG.getConstant(uint8_t(-1U << ShiftAmt),
10057                                                        MVT::i8));
10058         return DAG.getNode(ISD::AND, dl, VT, SHL,
10059                            DAG.getNode(ISD::BUILD_VECTOR, dl, VT, &V[0], 16));
10060       }
10061
10062       if (VT == MVT::v2i64 && Op.getOpcode() == ISD::SHL)
10063        return DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, VT,
10064                      DAG.getConstant(Intrinsic::x86_sse2_pslli_q, MVT::i32),
10065                      R, DAG.getConstant(ShiftAmt, MVT::i32));
10066
10067       if (VT == MVT::v4i32 && Op.getOpcode() == ISD::SHL)
10068        return DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, VT,
10069                      DAG.getConstant(Intrinsic::x86_sse2_pslli_d, MVT::i32),
10070                      R, DAG.getConstant(ShiftAmt, MVT::i32));
10071
10072       if (VT == MVT::v8i16 && Op.getOpcode() == ISD::SHL)
10073        return DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, VT,
10074                      DAG.getConstant(Intrinsic::x86_sse2_pslli_w, MVT::i32),
10075                      R, DAG.getConstant(ShiftAmt, MVT::i32));
10076
10077       if (VT == MVT::v16i8 && Op.getOpcode() == ISD::SRL) {
10078         // Make a large shift.
10079         SDValue SRL =
10080           DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, VT,
10081                       DAG.getConstant(Intrinsic::x86_sse2_psrli_w, MVT::i32),
10082                       R, DAG.getConstant(ShiftAmt, MVT::i32));
10083         // Zero out the leftmost bits.
10084         SmallVector<SDValue, 16> V(16, DAG.getConstant(uint8_t(-1U) >> ShiftAmt,
10085                                                        MVT::i8));
10086         return DAG.getNode(ISD::AND, dl, VT, SRL,
10087                            DAG.getNode(ISD::BUILD_VECTOR, dl, VT, &V[0], 16));
10088       }
10089
10090       if (VT == MVT::v2i64 && Op.getOpcode() == ISD::SRL)
10091        return DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, VT,
10092                      DAG.getConstant(Intrinsic::x86_sse2_psrli_q, MVT::i32),
10093                      R, DAG.getConstant(ShiftAmt, MVT::i32));
10094
10095       if (VT == MVT::v4i32 && Op.getOpcode() == ISD::SRL)
10096        return DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, VT,
10097                      DAG.getConstant(Intrinsic::x86_sse2_psrli_d, MVT::i32),
10098                      R, DAG.getConstant(ShiftAmt, MVT::i32));
10099
10100       if (VT == MVT::v8i16 && Op.getOpcode() == ISD::SRL)
10101        return DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, VT,
10102                      DAG.getConstant(Intrinsic::x86_sse2_psrli_w, MVT::i32),
10103                      R, DAG.getConstant(ShiftAmt, MVT::i32));
10104
10105       if (VT == MVT::v4i32 && Op.getOpcode() == ISD::SRA)
10106        return DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, VT,
10107                      DAG.getConstant(Intrinsic::x86_sse2_psrai_d, MVT::i32),
10108                      R, DAG.getConstant(ShiftAmt, MVT::i32));
10109
10110       if (VT == MVT::v8i16 && Op.getOpcode() == ISD::SRA)
10111        return DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, VT,
10112                      DAG.getConstant(Intrinsic::x86_sse2_psrai_w, MVT::i32),
10113                      R, DAG.getConstant(ShiftAmt, MVT::i32));
10114
10115       if (VT == MVT::v16i8 && Op.getOpcode() == ISD::SRA) {
10116         if (ShiftAmt == 7) {
10117           // R s>> 7  ===  R s< 0
10118           SDValue Zeros = getZeroVector(VT, /* HasSSE2 */true,
10119                                         /* HasAVX2 */false, DAG, dl);
10120           return DAG.getNode(X86ISD::PCMPGTB, dl, VT, Zeros, R);
10121         }
10122
10123         // R s>> a === ((R u>> a) ^ m) - m
10124         SDValue Res = DAG.getNode(ISD::SRL, dl, VT, R, Amt);
10125         SmallVector<SDValue, 16> V(16, DAG.getConstant(128 >> ShiftAmt,
10126                                                        MVT::i8));
10127         SDValue Mask = DAG.getNode(ISD::BUILD_VECTOR, dl, VT, &V[0], 16);
10128         Res = DAG.getNode(ISD::XOR, dl, VT, Res, Mask);
10129         Res = DAG.getNode(ISD::SUB, dl, VT, Res, Mask);
10130         return Res;
10131       }
10132
10133       if (Subtarget->hasAVX2() && VT == MVT::v32i8) {
10134         if (Op.getOpcode() == ISD::SHL) {
10135           // Make a large shift.
10136           SDValue SHL =
10137             DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, VT,
10138                         DAG.getConstant(Intrinsic::x86_avx2_pslli_w, MVT::i32),
10139                         R, DAG.getConstant(ShiftAmt, MVT::i32));
10140           // Zero out the rightmost bits.
10141           SmallVector<SDValue, 32> V(32, DAG.getConstant(uint8_t(-1U << ShiftAmt),
10142                                                          MVT::i8));
10143           return DAG.getNode(ISD::AND, dl, VT, SHL,
10144                              DAG.getNode(ISD::BUILD_VECTOR, dl, VT, &V[0], 32));
10145         }
10146         if (Op.getOpcode() == ISD::SRL) {
10147           // Make a large shift.
10148           SDValue SRL =
10149             DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, VT,
10150                         DAG.getConstant(Intrinsic::x86_avx2_psrli_w, MVT::i32),
10151                         R, DAG.getConstant(ShiftAmt, MVT::i32));
10152           // Zero out the leftmost bits.
10153           SmallVector<SDValue, 32> V(32, DAG.getConstant(uint8_t(-1U) >> ShiftAmt,
10154                                                          MVT::i8));
10155           return DAG.getNode(ISD::AND, dl, VT, SRL,
10156                              DAG.getNode(ISD::BUILD_VECTOR, dl, VT, &V[0], 32));
10157         }
10158         if (Op.getOpcode() == ISD::SRA) {
10159           if (ShiftAmt == 7) {
10160             // R s>> 7  ===  R s< 0
10161             SDValue Zeros = getZeroVector(VT, true /* HasSSE2 */,
10162                                           true /* HasAVX2 */, DAG, dl);
10163             return DAG.getNode(X86ISD::PCMPGTB, dl, VT, Zeros, R);
10164           }
10165
10166           // R s>> a === ((R u>> a) ^ m) - m
10167           SDValue Res = DAG.getNode(ISD::SRL, dl, VT, R, Amt);
10168           SmallVector<SDValue, 32> V(32, DAG.getConstant(128 >> ShiftAmt,
10169                                                          MVT::i8));
10170           SDValue Mask = DAG.getNode(ISD::BUILD_VECTOR, dl, VT, &V[0], 32);
10171           Res = DAG.getNode(ISD::XOR, dl, VT, Res, Mask);
10172           Res = DAG.getNode(ISD::SUB, dl, VT, Res, Mask);
10173           return Res;
10174         }
10175       }
10176     }
10177   }
10178
10179   // Lower SHL with variable shift amount.
10180   if (VT == MVT::v4i32 && Op->getOpcode() == ISD::SHL) {
10181     Op = DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, VT,
10182                      DAG.getConstant(Intrinsic::x86_sse2_pslli_d, MVT::i32),
10183                      Op.getOperand(1), DAG.getConstant(23, MVT::i32));
10184
10185     ConstantInt *CI = ConstantInt::get(*Context, APInt(32, 0x3f800000U));
10186
10187     std::vector<Constant*> CV(4, CI);
10188     Constant *C = ConstantVector::get(CV);
10189     SDValue CPIdx = DAG.getConstantPool(C, getPointerTy(), 16);
10190     SDValue Addend = DAG.getLoad(VT, dl, DAG.getEntryNode(), CPIdx,
10191                                  MachinePointerInfo::getConstantPool(),
10192                                  false, false, false, 16);
10193
10194     Op = DAG.getNode(ISD::ADD, dl, VT, Op, Addend);
10195     Op = DAG.getNode(ISD::BITCAST, dl, MVT::v4f32, Op);
10196     Op = DAG.getNode(ISD::FP_TO_SINT, dl, VT, Op);
10197     return DAG.getNode(ISD::MUL, dl, VT, Op, R);
10198   }
10199   if (VT == MVT::v16i8 && Op->getOpcode() == ISD::SHL) {
10200     assert((Subtarget->hasSSE2() || Subtarget->hasAVX()) &&
10201             "Need SSE2 for pslli/pcmpeq.");
10202
10203     // a = a << 5;
10204     Op = DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, VT,
10205                      DAG.getConstant(Intrinsic::x86_sse2_pslli_w, MVT::i32),
10206                      Op.getOperand(1), DAG.getConstant(5, MVT::i32));
10207
10208     // Turn 'a' into a mask suitable for VSELECT
10209     SDValue VSelM = DAG.getConstant(0x80, VT);
10210     SDValue OpVSel = DAG.getNode(ISD::AND, dl, VT, VSelM, Op);
10211     OpVSel = DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, VT,
10212                         DAG.getConstant(Intrinsic::x86_sse2_pcmpeq_b, MVT::i32),
10213                         OpVSel, VSelM);
10214
10215     SDValue CM1 = DAG.getConstant(0x0f, VT);
10216     SDValue CM2 = DAG.getConstant(0x3f, VT);
10217
10218     // r = VSELECT(r, psllw(r & (char16)15, 4), a);
10219     SDValue M = DAG.getNode(ISD::AND, dl, VT, R, CM1);
10220     M = DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, VT,
10221                     DAG.getConstant(Intrinsic::x86_sse2_pslli_w, MVT::i32), M,
10222                     DAG.getConstant(4, MVT::i32));
10223     R = DAG.getNode(ISD::VSELECT, dl, VT, OpVSel, M, R);
10224
10225     // a += a
10226     Op = DAG.getNode(ISD::ADD, dl, VT, Op, Op);
10227     OpVSel = DAG.getNode(ISD::AND, dl, VT, VSelM, Op);
10228     OpVSel = DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, VT,
10229                         DAG.getConstant(Intrinsic::x86_sse2_pcmpeq_b, MVT::i32),
10230                         OpVSel, VSelM);
10231
10232     // r = VSELECT(r, psllw(r & (char16)63, 2), a);
10233     M = DAG.getNode(ISD::AND, dl, VT, R, CM2);
10234     M = DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, VT,
10235                     DAG.getConstant(Intrinsic::x86_sse2_pslli_w, MVT::i32), M,
10236                     DAG.getConstant(2, MVT::i32));
10237     R = DAG.getNode(ISD::VSELECT, dl, VT, OpVSel, M, R);
10238
10239     // a += a
10240     Op = DAG.getNode(ISD::ADD, dl, VT, Op, Op);
10241     OpVSel = DAG.getNode(ISD::AND, dl, VT, VSelM, Op);
10242     OpVSel = DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, VT,
10243                         DAG.getConstant(Intrinsic::x86_sse2_pcmpeq_b, MVT::i32),
10244                         OpVSel, VSelM);
10245
10246     // return VSELECT(r, r+r, a);
10247     R = DAG.getNode(ISD::VSELECT, dl, VT, OpVSel,
10248                     DAG.getNode(ISD::ADD, dl, VT, R, R), R);
10249     return R;
10250   }
10251
10252   // Decompose 256-bit shifts into smaller 128-bit shifts.
10253   if (VT.getSizeInBits() == 256) {
10254     int NumElems = VT.getVectorNumElements();
10255     MVT EltVT = VT.getVectorElementType().getSimpleVT();
10256     EVT NewVT = MVT::getVectorVT(EltVT, NumElems/2);
10257
10258     // Extract the two vectors
10259     SDValue V1 = Extract128BitVector(R, DAG.getConstant(0, MVT::i32), DAG, dl);
10260     SDValue V2 = Extract128BitVector(R, DAG.getConstant(NumElems/2, MVT::i32),
10261                                      DAG, dl);
10262
10263     // Recreate the shift amount vectors
10264     SDValue Amt1, Amt2;
10265     if (Amt.getOpcode() == ISD::BUILD_VECTOR) {
10266       // Constant shift amount
10267       SmallVector<SDValue, 4> Amt1Csts;
10268       SmallVector<SDValue, 4> Amt2Csts;
10269       for (int i = 0; i < NumElems/2; ++i)
10270         Amt1Csts.push_back(Amt->getOperand(i));
10271       for (int i = NumElems/2; i < NumElems; ++i)
10272         Amt2Csts.push_back(Amt->getOperand(i));
10273
10274       Amt1 = DAG.getNode(ISD::BUILD_VECTOR, dl, NewVT,
10275                                  &Amt1Csts[0], NumElems/2);
10276       Amt2 = DAG.getNode(ISD::BUILD_VECTOR, dl, NewVT,
10277                                  &Amt2Csts[0], NumElems/2);
10278     } else {
10279       // Variable shift amount
10280       Amt1 = Extract128BitVector(Amt, DAG.getConstant(0, MVT::i32), DAG, dl);
10281       Amt2 = Extract128BitVector(Amt, DAG.getConstant(NumElems/2, MVT::i32),
10282                                  DAG, dl);
10283     }
10284
10285     // Issue new vector shifts for the smaller types
10286     V1 = DAG.getNode(Op.getOpcode(), dl, NewVT, V1, Amt1);
10287     V2 = DAG.getNode(Op.getOpcode(), dl, NewVT, V2, Amt2);
10288
10289     // Concatenate the result back
10290     return DAG.getNode(ISD::CONCAT_VECTORS, dl, VT, V1, V2);
10291   }
10292
10293   return SDValue();
10294 }
10295
10296 SDValue X86TargetLowering::LowerXALUO(SDValue Op, SelectionDAG &DAG) const {
10297   // Lower the "add/sub/mul with overflow" instruction into a regular ins plus
10298   // a "setcc" instruction that checks the overflow flag. The "brcond" lowering
10299   // looks for this combo and may remove the "setcc" instruction if the "setcc"
10300   // has only one use.
10301   SDNode *N = Op.getNode();
10302   SDValue LHS = N->getOperand(0);
10303   SDValue RHS = N->getOperand(1);
10304   unsigned BaseOp = 0;
10305   unsigned Cond = 0;
10306   DebugLoc DL = Op.getDebugLoc();
10307   switch (Op.getOpcode()) {
10308   default: llvm_unreachable("Unknown ovf instruction!");
10309   case ISD::SADDO:
10310     // A subtract of one will be selected as a INC. Note that INC doesn't
10311     // set CF, so we can't do this for UADDO.
10312     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(RHS))
10313       if (C->isOne()) {
10314         BaseOp = X86ISD::INC;
10315         Cond = X86::COND_O;
10316         break;
10317       }
10318     BaseOp = X86ISD::ADD;
10319     Cond = X86::COND_O;
10320     break;
10321   case ISD::UADDO:
10322     BaseOp = X86ISD::ADD;
10323     Cond = X86::COND_B;
10324     break;
10325   case ISD::SSUBO:
10326     // A subtract of one will be selected as a DEC. Note that DEC doesn't
10327     // set CF, so we can't do this for USUBO.
10328     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(RHS))
10329       if (C->isOne()) {
10330         BaseOp = X86ISD::DEC;
10331         Cond = X86::COND_O;
10332         break;
10333       }
10334     BaseOp = X86ISD::SUB;
10335     Cond = X86::COND_O;
10336     break;
10337   case ISD::USUBO:
10338     BaseOp = X86ISD::SUB;
10339     Cond = X86::COND_B;
10340     break;
10341   case ISD::SMULO:
10342     BaseOp = X86ISD::SMUL;
10343     Cond = X86::COND_O;
10344     break;
10345   case ISD::UMULO: { // i64, i8 = umulo lhs, rhs --> i64, i64, i32 umul lhs,rhs
10346     SDVTList VTs = DAG.getVTList(N->getValueType(0), N->getValueType(0),
10347                                  MVT::i32);
10348     SDValue Sum = DAG.getNode(X86ISD::UMUL, DL, VTs, LHS, RHS);
10349
10350     SDValue SetCC =
10351       DAG.getNode(X86ISD::SETCC, DL, MVT::i8,
10352                   DAG.getConstant(X86::COND_O, MVT::i32),
10353                   SDValue(Sum.getNode(), 2));
10354
10355     return DAG.getNode(ISD::MERGE_VALUES, DL, N->getVTList(), Sum, SetCC);
10356   }
10357   }
10358
10359   // Also sets EFLAGS.
10360   SDVTList VTs = DAG.getVTList(N->getValueType(0), MVT::i32);
10361   SDValue Sum = DAG.getNode(BaseOp, DL, VTs, LHS, RHS);
10362
10363   SDValue SetCC =
10364     DAG.getNode(X86ISD::SETCC, DL, N->getValueType(1),
10365                 DAG.getConstant(Cond, MVT::i32),
10366                 SDValue(Sum.getNode(), 1));
10367
10368   return DAG.getNode(ISD::MERGE_VALUES, DL, N->getVTList(), Sum, SetCC);
10369 }
10370
10371 SDValue X86TargetLowering::LowerSIGN_EXTEND_INREG(SDValue Op,
10372                                                   SelectionDAG &DAG) const {
10373   DebugLoc dl = Op.getDebugLoc();
10374   EVT ExtraVT = cast<VTSDNode>(Op.getOperand(1))->getVT();
10375   EVT VT = Op.getValueType();
10376
10377   if (Subtarget->hasSSE2() && VT.isVector()) {
10378     unsigned BitsDiff = VT.getScalarType().getSizeInBits() -
10379                         ExtraVT.getScalarType().getSizeInBits();
10380     SDValue ShAmt = DAG.getConstant(BitsDiff, MVT::i32);
10381
10382     unsigned SHLIntrinsicsID = 0;
10383     unsigned SRAIntrinsicsID = 0;
10384     switch (VT.getSimpleVT().SimpleTy) {
10385       default:
10386         return SDValue();
10387       case MVT::v4i32:
10388         SHLIntrinsicsID = Intrinsic::x86_sse2_pslli_d;
10389         SRAIntrinsicsID = Intrinsic::x86_sse2_psrai_d;
10390         break;
10391       case MVT::v8i16:
10392         SHLIntrinsicsID = Intrinsic::x86_sse2_pslli_w;
10393         SRAIntrinsicsID = Intrinsic::x86_sse2_psrai_w;
10394         break;
10395       case MVT::v8i32:
10396       case MVT::v16i16:
10397         if (!Subtarget->hasAVX())
10398           return SDValue();
10399         if (!Subtarget->hasAVX2()) {
10400           // needs to be split
10401           int NumElems = VT.getVectorNumElements();
10402           SDValue Idx0 = DAG.getConstant(0, MVT::i32);
10403           SDValue Idx1 = DAG.getConstant(NumElems/2, MVT::i32);
10404
10405           // Extract the LHS vectors
10406           SDValue LHS = Op.getOperand(0);
10407           SDValue LHS1 = Extract128BitVector(LHS, Idx0, DAG, dl);
10408           SDValue LHS2 = Extract128BitVector(LHS, Idx1, DAG, dl);
10409
10410           MVT EltVT = VT.getVectorElementType().getSimpleVT();
10411           EVT NewVT = MVT::getVectorVT(EltVT, NumElems/2);
10412
10413           EVT ExtraEltVT = ExtraVT.getVectorElementType();
10414           int ExtraNumElems = ExtraVT.getVectorNumElements();
10415           ExtraVT = EVT::getVectorVT(*DAG.getContext(), ExtraEltVT,
10416                                      ExtraNumElems/2);
10417           SDValue Extra = DAG.getValueType(ExtraVT);
10418
10419           LHS1 = DAG.getNode(Op.getOpcode(), dl, NewVT, LHS1, Extra);
10420           LHS2 = DAG.getNode(Op.getOpcode(), dl, NewVT, LHS2, Extra);
10421
10422           return DAG.getNode(ISD::CONCAT_VECTORS, dl, VT, LHS1, LHS2);;
10423         }
10424         if (VT == MVT::v8i32) {
10425           SHLIntrinsicsID = Intrinsic::x86_avx2_pslli_d;
10426           SRAIntrinsicsID = Intrinsic::x86_avx2_psrai_d;
10427         } else {
10428           SHLIntrinsicsID = Intrinsic::x86_avx2_pslli_w;
10429           SRAIntrinsicsID = Intrinsic::x86_avx2_psrai_w;
10430         }
10431     }
10432
10433     SDValue Tmp1 = DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, VT,
10434                          DAG.getConstant(SHLIntrinsicsID, MVT::i32),
10435                          Op.getOperand(0), ShAmt);
10436
10437     return DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, VT,
10438                        DAG.getConstant(SRAIntrinsicsID, MVT::i32),
10439                        Tmp1, ShAmt);
10440   }
10441
10442   return SDValue();
10443 }
10444
10445
10446 SDValue X86TargetLowering::LowerMEMBARRIER(SDValue Op, SelectionDAG &DAG) const{
10447   DebugLoc dl = Op.getDebugLoc();
10448
10449   // Go ahead and emit the fence on x86-64 even if we asked for no-sse2.
10450   // There isn't any reason to disable it if the target processor supports it.
10451   if (!Subtarget->hasSSE2() && !Subtarget->is64Bit()) {
10452     SDValue Chain = Op.getOperand(0);
10453     SDValue Zero = DAG.getConstant(0, MVT::i32);
10454     SDValue Ops[] = {
10455       DAG.getRegister(X86::ESP, MVT::i32), // Base
10456       DAG.getTargetConstant(1, MVT::i8),   // Scale
10457       DAG.getRegister(0, MVT::i32),        // Index
10458       DAG.getTargetConstant(0, MVT::i32),  // Disp
10459       DAG.getRegister(0, MVT::i32),        // Segment.
10460       Zero,
10461       Chain
10462     };
10463     SDNode *Res =
10464       DAG.getMachineNode(X86::OR32mrLocked, dl, MVT::Other, Ops,
10465                           array_lengthof(Ops));
10466     return SDValue(Res, 0);
10467   }
10468
10469   unsigned isDev = cast<ConstantSDNode>(Op.getOperand(5))->getZExtValue();
10470   if (!isDev)
10471     return DAG.getNode(X86ISD::MEMBARRIER, dl, MVT::Other, Op.getOperand(0));
10472
10473   unsigned Op1 = cast<ConstantSDNode>(Op.getOperand(1))->getZExtValue();
10474   unsigned Op2 = cast<ConstantSDNode>(Op.getOperand(2))->getZExtValue();
10475   unsigned Op3 = cast<ConstantSDNode>(Op.getOperand(3))->getZExtValue();
10476   unsigned Op4 = cast<ConstantSDNode>(Op.getOperand(4))->getZExtValue();
10477
10478   // def : Pat<(membarrier (i8 0), (i8 0), (i8 0), (i8 1), (i8 1)), (SFENCE)>;
10479   if (!Op1 && !Op2 && !Op3 && Op4)
10480     return DAG.getNode(X86ISD::SFENCE, dl, MVT::Other, Op.getOperand(0));
10481
10482   // def : Pat<(membarrier (i8 1), (i8 0), (i8 0), (i8 0), (i8 1)), (LFENCE)>;
10483   if (Op1 && !Op2 && !Op3 && !Op4)
10484     return DAG.getNode(X86ISD::LFENCE, dl, MVT::Other, Op.getOperand(0));
10485
10486   // def : Pat<(membarrier (i8 imm), (i8 imm), (i8 imm), (i8 imm), (i8 1)),
10487   //           (MFENCE)>;
10488   return DAG.getNode(X86ISD::MFENCE, dl, MVT::Other, Op.getOperand(0));
10489 }
10490
10491 SDValue X86TargetLowering::LowerATOMIC_FENCE(SDValue Op,
10492                                              SelectionDAG &DAG) const {
10493   DebugLoc dl = Op.getDebugLoc();
10494   AtomicOrdering FenceOrdering = static_cast<AtomicOrdering>(
10495     cast<ConstantSDNode>(Op.getOperand(1))->getZExtValue());
10496   SynchronizationScope FenceScope = static_cast<SynchronizationScope>(
10497     cast<ConstantSDNode>(Op.getOperand(2))->getZExtValue());
10498
10499   // The only fence that needs an instruction is a sequentially-consistent
10500   // cross-thread fence.
10501   if (FenceOrdering == SequentiallyConsistent && FenceScope == CrossThread) {
10502     // Use mfence if we have SSE2 or we're on x86-64 (even if we asked for
10503     // no-sse2). There isn't any reason to disable it if the target processor
10504     // supports it.
10505     if (Subtarget->hasSSE2() || Subtarget->is64Bit())
10506       return DAG.getNode(X86ISD::MFENCE, dl, MVT::Other, Op.getOperand(0));
10507
10508     SDValue Chain = Op.getOperand(0);
10509     SDValue Zero = DAG.getConstant(0, MVT::i32);
10510     SDValue Ops[] = {
10511       DAG.getRegister(X86::ESP, MVT::i32), // Base
10512       DAG.getTargetConstant(1, MVT::i8),   // Scale
10513       DAG.getRegister(0, MVT::i32),        // Index
10514       DAG.getTargetConstant(0, MVT::i32),  // Disp
10515       DAG.getRegister(0, MVT::i32),        // Segment.
10516       Zero,
10517       Chain
10518     };
10519     SDNode *Res =
10520       DAG.getMachineNode(X86::OR32mrLocked, dl, MVT::Other, Ops,
10521                          array_lengthof(Ops));
10522     return SDValue(Res, 0);
10523   }
10524
10525   // MEMBARRIER is a compiler barrier; it codegens to a no-op.
10526   return DAG.getNode(X86ISD::MEMBARRIER, dl, MVT::Other, Op.getOperand(0));
10527 }
10528
10529
10530 SDValue X86TargetLowering::LowerCMP_SWAP(SDValue Op, SelectionDAG &DAG) const {
10531   EVT T = Op.getValueType();
10532   DebugLoc DL = Op.getDebugLoc();
10533   unsigned Reg = 0;
10534   unsigned size = 0;
10535   switch(T.getSimpleVT().SimpleTy) {
10536   default:
10537     assert(false && "Invalid value type!");
10538   case MVT::i8:  Reg = X86::AL;  size = 1; break;
10539   case MVT::i16: Reg = X86::AX;  size = 2; break;
10540   case MVT::i32: Reg = X86::EAX; size = 4; break;
10541   case MVT::i64:
10542     assert(Subtarget->is64Bit() && "Node not type legal!");
10543     Reg = X86::RAX; size = 8;
10544     break;
10545   }
10546   SDValue cpIn = DAG.getCopyToReg(Op.getOperand(0), DL, Reg,
10547                                     Op.getOperand(2), SDValue());
10548   SDValue Ops[] = { cpIn.getValue(0),
10549                     Op.getOperand(1),
10550                     Op.getOperand(3),
10551                     DAG.getTargetConstant(size, MVT::i8),
10552                     cpIn.getValue(1) };
10553   SDVTList Tys = DAG.getVTList(MVT::Other, MVT::Glue);
10554   MachineMemOperand *MMO = cast<AtomicSDNode>(Op)->getMemOperand();
10555   SDValue Result = DAG.getMemIntrinsicNode(X86ISD::LCMPXCHG_DAG, DL, Tys,
10556                                            Ops, 5, T, MMO);
10557   SDValue cpOut =
10558     DAG.getCopyFromReg(Result.getValue(0), DL, Reg, T, Result.getValue(1));
10559   return cpOut;
10560 }
10561
10562 SDValue X86TargetLowering::LowerREADCYCLECOUNTER(SDValue Op,
10563                                                  SelectionDAG &DAG) const {
10564   assert(Subtarget->is64Bit() && "Result not type legalized?");
10565   SDVTList Tys = DAG.getVTList(MVT::Other, MVT::Glue);
10566   SDValue TheChain = Op.getOperand(0);
10567   DebugLoc dl = Op.getDebugLoc();
10568   SDValue rd = DAG.getNode(X86ISD::RDTSC_DAG, dl, Tys, &TheChain, 1);
10569   SDValue rax = DAG.getCopyFromReg(rd, dl, X86::RAX, MVT::i64, rd.getValue(1));
10570   SDValue rdx = DAG.getCopyFromReg(rax.getValue(1), dl, X86::RDX, MVT::i64,
10571                                    rax.getValue(2));
10572   SDValue Tmp = DAG.getNode(ISD::SHL, dl, MVT::i64, rdx,
10573                             DAG.getConstant(32, MVT::i8));
10574   SDValue Ops[] = {
10575     DAG.getNode(ISD::OR, dl, MVT::i64, rax, Tmp),
10576     rdx.getValue(1)
10577   };
10578   return DAG.getMergeValues(Ops, 2, dl);
10579 }
10580
10581 SDValue X86TargetLowering::LowerBITCAST(SDValue Op,
10582                                             SelectionDAG &DAG) const {
10583   EVT SrcVT = Op.getOperand(0).getValueType();
10584   EVT DstVT = Op.getValueType();
10585   assert(Subtarget->is64Bit() && !Subtarget->hasSSE2() &&
10586          Subtarget->hasMMX() && "Unexpected custom BITCAST");
10587   assert((DstVT == MVT::i64 ||
10588           (DstVT.isVector() && DstVT.getSizeInBits()==64)) &&
10589          "Unexpected custom BITCAST");
10590   // i64 <=> MMX conversions are Legal.
10591   if (SrcVT==MVT::i64 && DstVT.isVector())
10592     return Op;
10593   if (DstVT==MVT::i64 && SrcVT.isVector())
10594     return Op;
10595   // MMX <=> MMX conversions are Legal.
10596   if (SrcVT.isVector() && DstVT.isVector())
10597     return Op;
10598   // All other conversions need to be expanded.
10599   return SDValue();
10600 }
10601
10602 SDValue X86TargetLowering::LowerLOAD_SUB(SDValue Op, SelectionDAG &DAG) const {
10603   SDNode *Node = Op.getNode();
10604   DebugLoc dl = Node->getDebugLoc();
10605   EVT T = Node->getValueType(0);
10606   SDValue negOp = DAG.getNode(ISD::SUB, dl, T,
10607                               DAG.getConstant(0, T), Node->getOperand(2));
10608   return DAG.getAtomic(ISD::ATOMIC_LOAD_ADD, dl,
10609                        cast<AtomicSDNode>(Node)->getMemoryVT(),
10610                        Node->getOperand(0),
10611                        Node->getOperand(1), negOp,
10612                        cast<AtomicSDNode>(Node)->getSrcValue(),
10613                        cast<AtomicSDNode>(Node)->getAlignment(),
10614                        cast<AtomicSDNode>(Node)->getOrdering(),
10615                        cast<AtomicSDNode>(Node)->getSynchScope());
10616 }
10617
10618 static SDValue LowerATOMIC_STORE(SDValue Op, SelectionDAG &DAG) {
10619   SDNode *Node = Op.getNode();
10620   DebugLoc dl = Node->getDebugLoc();
10621   EVT VT = cast<AtomicSDNode>(Node)->getMemoryVT();
10622
10623   // Convert seq_cst store -> xchg
10624   // Convert wide store -> swap (-> cmpxchg8b/cmpxchg16b)
10625   // FIXME: On 32-bit, store -> fist or movq would be more efficient
10626   //        (The only way to get a 16-byte store is cmpxchg16b)
10627   // FIXME: 16-byte ATOMIC_SWAP isn't actually hooked up at the moment.
10628   if (cast<AtomicSDNode>(Node)->getOrdering() == SequentiallyConsistent ||
10629       !DAG.getTargetLoweringInfo().isTypeLegal(VT)) {
10630     SDValue Swap = DAG.getAtomic(ISD::ATOMIC_SWAP, dl,
10631                                  cast<AtomicSDNode>(Node)->getMemoryVT(),
10632                                  Node->getOperand(0),
10633                                  Node->getOperand(1), Node->getOperand(2),
10634                                  cast<AtomicSDNode>(Node)->getMemOperand(),
10635                                  cast<AtomicSDNode>(Node)->getOrdering(),
10636                                  cast<AtomicSDNode>(Node)->getSynchScope());
10637     return Swap.getValue(1);
10638   }
10639   // Other atomic stores have a simple pattern.
10640   return Op;
10641 }
10642
10643 static SDValue LowerADDC_ADDE_SUBC_SUBE(SDValue Op, SelectionDAG &DAG) {
10644   EVT VT = Op.getNode()->getValueType(0);
10645
10646   // Let legalize expand this if it isn't a legal type yet.
10647   if (!DAG.getTargetLoweringInfo().isTypeLegal(VT))
10648     return SDValue();
10649
10650   SDVTList VTs = DAG.getVTList(VT, MVT::i32);
10651
10652   unsigned Opc;
10653   bool ExtraOp = false;
10654   switch (Op.getOpcode()) {
10655   default: assert(0 && "Invalid code");
10656   case ISD::ADDC: Opc = X86ISD::ADD; break;
10657   case ISD::ADDE: Opc = X86ISD::ADC; ExtraOp = true; break;
10658   case ISD::SUBC: Opc = X86ISD::SUB; break;
10659   case ISD::SUBE: Opc = X86ISD::SBB; ExtraOp = true; break;
10660   }
10661
10662   if (!ExtraOp)
10663     return DAG.getNode(Opc, Op->getDebugLoc(), VTs, Op.getOperand(0),
10664                        Op.getOperand(1));
10665   return DAG.getNode(Opc, Op->getDebugLoc(), VTs, Op.getOperand(0),
10666                      Op.getOperand(1), Op.getOperand(2));
10667 }
10668
10669 /// LowerOperation - Provide custom lowering hooks for some operations.
10670 ///
10671 SDValue X86TargetLowering::LowerOperation(SDValue Op, SelectionDAG &DAG) const {
10672   switch (Op.getOpcode()) {
10673   default: llvm_unreachable("Should not custom lower this!");
10674   case ISD::SIGN_EXTEND_INREG:  return LowerSIGN_EXTEND_INREG(Op,DAG);
10675   case ISD::MEMBARRIER:         return LowerMEMBARRIER(Op,DAG);
10676   case ISD::ATOMIC_FENCE:       return LowerATOMIC_FENCE(Op,DAG);
10677   case ISD::ATOMIC_CMP_SWAP:    return LowerCMP_SWAP(Op,DAG);
10678   case ISD::ATOMIC_LOAD_SUB:    return LowerLOAD_SUB(Op,DAG);
10679   case ISD::ATOMIC_STORE:       return LowerATOMIC_STORE(Op,DAG);
10680   case ISD::BUILD_VECTOR:       return LowerBUILD_VECTOR(Op, DAG);
10681   case ISD::CONCAT_VECTORS:     return LowerCONCAT_VECTORS(Op, DAG);
10682   case ISD::VECTOR_SHUFFLE:     return LowerVECTOR_SHUFFLE(Op, DAG);
10683   case ISD::EXTRACT_VECTOR_ELT: return LowerEXTRACT_VECTOR_ELT(Op, DAG);
10684   case ISD::INSERT_VECTOR_ELT:  return LowerINSERT_VECTOR_ELT(Op, DAG);
10685   case ISD::EXTRACT_SUBVECTOR:  return LowerEXTRACT_SUBVECTOR(Op, DAG);
10686   case ISD::INSERT_SUBVECTOR:   return LowerINSERT_SUBVECTOR(Op, DAG);
10687   case ISD::SCALAR_TO_VECTOR:   return LowerSCALAR_TO_VECTOR(Op, DAG);
10688   case ISD::ConstantPool:       return LowerConstantPool(Op, DAG);
10689   case ISD::GlobalAddress:      return LowerGlobalAddress(Op, DAG);
10690   case ISD::GlobalTLSAddress:   return LowerGlobalTLSAddress(Op, DAG);
10691   case ISD::ExternalSymbol:     return LowerExternalSymbol(Op, DAG);
10692   case ISD::BlockAddress:       return LowerBlockAddress(Op, DAG);
10693   case ISD::SHL_PARTS:
10694   case ISD::SRA_PARTS:
10695   case ISD::SRL_PARTS:          return LowerShiftParts(Op, DAG);
10696   case ISD::SINT_TO_FP:         return LowerSINT_TO_FP(Op, DAG);
10697   case ISD::UINT_TO_FP:         return LowerUINT_TO_FP(Op, DAG);
10698   case ISD::FP_TO_SINT:         return LowerFP_TO_SINT(Op, DAG);
10699   case ISD::FP_TO_UINT:         return LowerFP_TO_UINT(Op, DAG);
10700   case ISD::FABS:               return LowerFABS(Op, DAG);
10701   case ISD::FNEG:               return LowerFNEG(Op, DAG);
10702   case ISD::FCOPYSIGN:          return LowerFCOPYSIGN(Op, DAG);
10703   case ISD::FGETSIGN:           return LowerFGETSIGN(Op, DAG);
10704   case ISD::SETCC:              return LowerSETCC(Op, DAG);
10705   case ISD::SELECT:             return LowerSELECT(Op, DAG);
10706   case ISD::BRCOND:             return LowerBRCOND(Op, DAG);
10707   case ISD::JumpTable:          return LowerJumpTable(Op, DAG);
10708   case ISD::VASTART:            return LowerVASTART(Op, DAG);
10709   case ISD::VAARG:              return LowerVAARG(Op, DAG);
10710   case ISD::VACOPY:             return LowerVACOPY(Op, DAG);
10711   case ISD::INTRINSIC_WO_CHAIN: return LowerINTRINSIC_WO_CHAIN(Op, DAG);
10712   case ISD::RETURNADDR:         return LowerRETURNADDR(Op, DAG);
10713   case ISD::FRAMEADDR:          return LowerFRAMEADDR(Op, DAG);
10714   case ISD::FRAME_TO_ARGS_OFFSET:
10715                                 return LowerFRAME_TO_ARGS_OFFSET(Op, DAG);
10716   case ISD::DYNAMIC_STACKALLOC: return LowerDYNAMIC_STACKALLOC(Op, DAG);
10717   case ISD::EH_RETURN:          return LowerEH_RETURN(Op, DAG);
10718   case ISD::INIT_TRAMPOLINE:    return LowerINIT_TRAMPOLINE(Op, DAG);
10719   case ISD::ADJUST_TRAMPOLINE:  return LowerADJUST_TRAMPOLINE(Op, DAG);
10720   case ISD::FLT_ROUNDS_:        return LowerFLT_ROUNDS_(Op, DAG);
10721   case ISD::CTLZ:               return LowerCTLZ(Op, DAG);
10722   case ISD::CTLZ_ZERO_UNDEF:    return LowerCTLZ_ZERO_UNDEF(Op, DAG);
10723   case ISD::CTTZ:               return LowerCTTZ(Op, DAG);
10724   case ISD::MUL:                return LowerMUL(Op, DAG);
10725   case ISD::SRA:
10726   case ISD::SRL:
10727   case ISD::SHL:                return LowerShift(Op, DAG);
10728   case ISD::SADDO:
10729   case ISD::UADDO:
10730   case ISD::SSUBO:
10731   case ISD::USUBO:
10732   case ISD::SMULO:
10733   case ISD::UMULO:              return LowerXALUO(Op, DAG);
10734   case ISD::READCYCLECOUNTER:   return LowerREADCYCLECOUNTER(Op, DAG);
10735   case ISD::BITCAST:            return LowerBITCAST(Op, DAG);
10736   case ISD::ADDC:
10737   case ISD::ADDE:
10738   case ISD::SUBC:
10739   case ISD::SUBE:               return LowerADDC_ADDE_SUBC_SUBE(Op, DAG);
10740   case ISD::ADD:                return LowerADD(Op, DAG);
10741   case ISD::SUB:                return LowerSUB(Op, DAG);
10742   }
10743 }
10744
10745 static void ReplaceATOMIC_LOAD(SDNode *Node,
10746                                   SmallVectorImpl<SDValue> &Results,
10747                                   SelectionDAG &DAG) {
10748   DebugLoc dl = Node->getDebugLoc();
10749   EVT VT = cast<AtomicSDNode>(Node)->getMemoryVT();
10750
10751   // Convert wide load -> cmpxchg8b/cmpxchg16b
10752   // FIXME: On 32-bit, load -> fild or movq would be more efficient
10753   //        (The only way to get a 16-byte load is cmpxchg16b)
10754   // FIXME: 16-byte ATOMIC_CMP_SWAP isn't actually hooked up at the moment.
10755   SDValue Zero = DAG.getConstant(0, VT);
10756   SDValue Swap = DAG.getAtomic(ISD::ATOMIC_CMP_SWAP, dl, VT,
10757                                Node->getOperand(0),
10758                                Node->getOperand(1), Zero, Zero,
10759                                cast<AtomicSDNode>(Node)->getMemOperand(),
10760                                cast<AtomicSDNode>(Node)->getOrdering(),
10761                                cast<AtomicSDNode>(Node)->getSynchScope());
10762   Results.push_back(Swap.getValue(0));
10763   Results.push_back(Swap.getValue(1));
10764 }
10765
10766 void X86TargetLowering::
10767 ReplaceATOMIC_BINARY_64(SDNode *Node, SmallVectorImpl<SDValue>&Results,
10768                         SelectionDAG &DAG, unsigned NewOp) const {
10769   DebugLoc dl = Node->getDebugLoc();
10770   assert (Node->getValueType(0) == MVT::i64 &&
10771           "Only know how to expand i64 atomics");
10772
10773   SDValue Chain = Node->getOperand(0);
10774   SDValue In1 = Node->getOperand(1);
10775   SDValue In2L = DAG.getNode(ISD::EXTRACT_ELEMENT, dl, MVT::i32,
10776                              Node->getOperand(2), DAG.getIntPtrConstant(0));
10777   SDValue In2H = DAG.getNode(ISD::EXTRACT_ELEMENT, dl, MVT::i32,
10778                              Node->getOperand(2), DAG.getIntPtrConstant(1));
10779   SDValue Ops[] = { Chain, In1, In2L, In2H };
10780   SDVTList Tys = DAG.getVTList(MVT::i32, MVT::i32, MVT::Other);
10781   SDValue Result =
10782     DAG.getMemIntrinsicNode(NewOp, dl, Tys, Ops, 4, MVT::i64,
10783                             cast<MemSDNode>(Node)->getMemOperand());
10784   SDValue OpsF[] = { Result.getValue(0), Result.getValue(1)};
10785   Results.push_back(DAG.getNode(ISD::BUILD_PAIR, dl, MVT::i64, OpsF, 2));
10786   Results.push_back(Result.getValue(2));
10787 }
10788
10789 /// ReplaceNodeResults - Replace a node with an illegal result type
10790 /// with a new node built out of custom code.
10791 void X86TargetLowering::ReplaceNodeResults(SDNode *N,
10792                                            SmallVectorImpl<SDValue>&Results,
10793                                            SelectionDAG &DAG) const {
10794   DebugLoc dl = N->getDebugLoc();
10795   switch (N->getOpcode()) {
10796   default:
10797     assert(false && "Do not know how to custom type legalize this operation!");
10798     return;
10799   case ISD::SIGN_EXTEND_INREG:
10800   case ISD::ADDC:
10801   case ISD::ADDE:
10802   case ISD::SUBC:
10803   case ISD::SUBE:
10804     // We don't want to expand or promote these.
10805     return;
10806   case ISD::FP_TO_SINT: {
10807     std::pair<SDValue,SDValue> Vals =
10808         FP_TO_INTHelper(SDValue(N, 0), DAG, true);
10809     SDValue FIST = Vals.first, StackSlot = Vals.second;
10810     if (FIST.getNode() != 0) {
10811       EVT VT = N->getValueType(0);
10812       // Return a load from the stack slot.
10813       Results.push_back(DAG.getLoad(VT, dl, FIST, StackSlot,
10814                                     MachinePointerInfo(), 
10815                                     false, false, false, 0));
10816     }
10817     return;
10818   }
10819   case ISD::READCYCLECOUNTER: {
10820     SDVTList Tys = DAG.getVTList(MVT::Other, MVT::Glue);
10821     SDValue TheChain = N->getOperand(0);
10822     SDValue rd = DAG.getNode(X86ISD::RDTSC_DAG, dl, Tys, &TheChain, 1);
10823     SDValue eax = DAG.getCopyFromReg(rd, dl, X86::EAX, MVT::i32,
10824                                      rd.getValue(1));
10825     SDValue edx = DAG.getCopyFromReg(eax.getValue(1), dl, X86::EDX, MVT::i32,
10826                                      eax.getValue(2));
10827     // Use a buildpair to merge the two 32-bit values into a 64-bit one.
10828     SDValue Ops[] = { eax, edx };
10829     Results.push_back(DAG.getNode(ISD::BUILD_PAIR, dl, MVT::i64, Ops, 2));
10830     Results.push_back(edx.getValue(1));
10831     return;
10832   }
10833   case ISD::ATOMIC_CMP_SWAP: {
10834     EVT T = N->getValueType(0);
10835     assert((T == MVT::i64 || T == MVT::i128) && "can only expand cmpxchg pair");
10836     bool Regs64bit = T == MVT::i128;
10837     EVT HalfT = Regs64bit ? MVT::i64 : MVT::i32;
10838     SDValue cpInL, cpInH;
10839     cpInL = DAG.getNode(ISD::EXTRACT_ELEMENT, dl, HalfT, N->getOperand(2),
10840                         DAG.getConstant(0, HalfT));
10841     cpInH = DAG.getNode(ISD::EXTRACT_ELEMENT, dl, HalfT, N->getOperand(2),
10842                         DAG.getConstant(1, HalfT));
10843     cpInL = DAG.getCopyToReg(N->getOperand(0), dl,
10844                              Regs64bit ? X86::RAX : X86::EAX,
10845                              cpInL, SDValue());
10846     cpInH = DAG.getCopyToReg(cpInL.getValue(0), dl,
10847                              Regs64bit ? X86::RDX : X86::EDX,
10848                              cpInH, cpInL.getValue(1));
10849     SDValue swapInL, swapInH;
10850     swapInL = DAG.getNode(ISD::EXTRACT_ELEMENT, dl, HalfT, N->getOperand(3),
10851                           DAG.getConstant(0, HalfT));
10852     swapInH = DAG.getNode(ISD::EXTRACT_ELEMENT, dl, HalfT, N->getOperand(3),
10853                           DAG.getConstant(1, HalfT));
10854     swapInL = DAG.getCopyToReg(cpInH.getValue(0), dl,
10855                                Regs64bit ? X86::RBX : X86::EBX,
10856                                swapInL, cpInH.getValue(1));
10857     swapInH = DAG.getCopyToReg(swapInL.getValue(0), dl,
10858                                Regs64bit ? X86::RCX : X86::ECX, 
10859                                swapInH, swapInL.getValue(1));
10860     SDValue Ops[] = { swapInH.getValue(0),
10861                       N->getOperand(1),
10862                       swapInH.getValue(1) };
10863     SDVTList Tys = DAG.getVTList(MVT::Other, MVT::Glue);
10864     MachineMemOperand *MMO = cast<AtomicSDNode>(N)->getMemOperand();
10865     unsigned Opcode = Regs64bit ? X86ISD::LCMPXCHG16_DAG :
10866                                   X86ISD::LCMPXCHG8_DAG;
10867     SDValue Result = DAG.getMemIntrinsicNode(Opcode, dl, Tys,
10868                                              Ops, 3, T, MMO);
10869     SDValue cpOutL = DAG.getCopyFromReg(Result.getValue(0), dl,
10870                                         Regs64bit ? X86::RAX : X86::EAX,
10871                                         HalfT, Result.getValue(1));
10872     SDValue cpOutH = DAG.getCopyFromReg(cpOutL.getValue(1), dl,
10873                                         Regs64bit ? X86::RDX : X86::EDX,
10874                                         HalfT, cpOutL.getValue(2));
10875     SDValue OpsF[] = { cpOutL.getValue(0), cpOutH.getValue(0)};
10876     Results.push_back(DAG.getNode(ISD::BUILD_PAIR, dl, T, OpsF, 2));
10877     Results.push_back(cpOutH.getValue(1));
10878     return;
10879   }
10880   case ISD::ATOMIC_LOAD_ADD:
10881     ReplaceATOMIC_BINARY_64(N, Results, DAG, X86ISD::ATOMADD64_DAG);
10882     return;
10883   case ISD::ATOMIC_LOAD_AND:
10884     ReplaceATOMIC_BINARY_64(N, Results, DAG, X86ISD::ATOMAND64_DAG);
10885     return;
10886   case ISD::ATOMIC_LOAD_NAND:
10887     ReplaceATOMIC_BINARY_64(N, Results, DAG, X86ISD::ATOMNAND64_DAG);
10888     return;
10889   case ISD::ATOMIC_LOAD_OR:
10890     ReplaceATOMIC_BINARY_64(N, Results, DAG, X86ISD::ATOMOR64_DAG);
10891     return;
10892   case ISD::ATOMIC_LOAD_SUB:
10893     ReplaceATOMIC_BINARY_64(N, Results, DAG, X86ISD::ATOMSUB64_DAG);
10894     return;
10895   case ISD::ATOMIC_LOAD_XOR:
10896     ReplaceATOMIC_BINARY_64(N, Results, DAG, X86ISD::ATOMXOR64_DAG);
10897     return;
10898   case ISD::ATOMIC_SWAP:
10899     ReplaceATOMIC_BINARY_64(N, Results, DAG, X86ISD::ATOMSWAP64_DAG);
10900     return;
10901   case ISD::ATOMIC_LOAD:
10902     ReplaceATOMIC_LOAD(N, Results, DAG);
10903   }
10904 }
10905
10906 const char *X86TargetLowering::getTargetNodeName(unsigned Opcode) const {
10907   switch (Opcode) {
10908   default: return NULL;
10909   case X86ISD::BSF:                return "X86ISD::BSF";
10910   case X86ISD::BSR:                return "X86ISD::BSR";
10911   case X86ISD::SHLD:               return "X86ISD::SHLD";
10912   case X86ISD::SHRD:               return "X86ISD::SHRD";
10913   case X86ISD::FAND:               return "X86ISD::FAND";
10914   case X86ISD::FOR:                return "X86ISD::FOR";
10915   case X86ISD::FXOR:               return "X86ISD::FXOR";
10916   case X86ISD::FSRL:               return "X86ISD::FSRL";
10917   case X86ISD::FILD:               return "X86ISD::FILD";
10918   case X86ISD::FILD_FLAG:          return "X86ISD::FILD_FLAG";
10919   case X86ISD::FP_TO_INT16_IN_MEM: return "X86ISD::FP_TO_INT16_IN_MEM";
10920   case X86ISD::FP_TO_INT32_IN_MEM: return "X86ISD::FP_TO_INT32_IN_MEM";
10921   case X86ISD::FP_TO_INT64_IN_MEM: return "X86ISD::FP_TO_INT64_IN_MEM";
10922   case X86ISD::FLD:                return "X86ISD::FLD";
10923   case X86ISD::FST:                return "X86ISD::FST";
10924   case X86ISD::CALL:               return "X86ISD::CALL";
10925   case X86ISD::RDTSC_DAG:          return "X86ISD::RDTSC_DAG";
10926   case X86ISD::BT:                 return "X86ISD::BT";
10927   case X86ISD::CMP:                return "X86ISD::CMP";
10928   case X86ISD::COMI:               return "X86ISD::COMI";
10929   case X86ISD::UCOMI:              return "X86ISD::UCOMI";
10930   case X86ISD::SETCC:              return "X86ISD::SETCC";
10931   case X86ISD::SETCC_CARRY:        return "X86ISD::SETCC_CARRY";
10932   case X86ISD::FSETCCsd:           return "X86ISD::FSETCCsd";
10933   case X86ISD::FSETCCss:           return "X86ISD::FSETCCss";
10934   case X86ISD::CMOV:               return "X86ISD::CMOV";
10935   case X86ISD::BRCOND:             return "X86ISD::BRCOND";
10936   case X86ISD::RET_FLAG:           return "X86ISD::RET_FLAG";
10937   case X86ISD::REP_STOS:           return "X86ISD::REP_STOS";
10938   case X86ISD::REP_MOVS:           return "X86ISD::REP_MOVS";
10939   case X86ISD::GlobalBaseReg:      return "X86ISD::GlobalBaseReg";
10940   case X86ISD::Wrapper:            return "X86ISD::Wrapper";
10941   case X86ISD::WrapperRIP:         return "X86ISD::WrapperRIP";
10942   case X86ISD::PEXTRB:             return "X86ISD::PEXTRB";
10943   case X86ISD::PEXTRW:             return "X86ISD::PEXTRW";
10944   case X86ISD::INSERTPS:           return "X86ISD::INSERTPS";
10945   case X86ISD::PINSRB:             return "X86ISD::PINSRB";
10946   case X86ISD::PINSRW:             return "X86ISD::PINSRW";
10947   case X86ISD::PSHUFB:             return "X86ISD::PSHUFB";
10948   case X86ISD::ANDNP:              return "X86ISD::ANDNP";
10949   case X86ISD::PSIGN:              return "X86ISD::PSIGN";
10950   case X86ISD::BLENDV:             return "X86ISD::BLENDV";
10951   case X86ISD::HADD:               return "X86ISD::HADD";
10952   case X86ISD::HSUB:               return "X86ISD::HSUB";
10953   case X86ISD::FHADD:              return "X86ISD::FHADD";
10954   case X86ISD::FHSUB:              return "X86ISD::FHSUB";
10955   case X86ISD::FMAX:               return "X86ISD::FMAX";
10956   case X86ISD::FMIN:               return "X86ISD::FMIN";
10957   case X86ISD::FRSQRT:             return "X86ISD::FRSQRT";
10958   case X86ISD::FRCP:               return "X86ISD::FRCP";
10959   case X86ISD::TLSADDR:            return "X86ISD::TLSADDR";
10960   case X86ISD::TLSCALL:            return "X86ISD::TLSCALL";
10961   case X86ISD::EH_RETURN:          return "X86ISD::EH_RETURN";
10962   case X86ISD::TC_RETURN:          return "X86ISD::TC_RETURN";
10963   case X86ISD::FNSTCW16m:          return "X86ISD::FNSTCW16m";
10964   case X86ISD::LCMPXCHG_DAG:       return "X86ISD::LCMPXCHG_DAG";
10965   case X86ISD::LCMPXCHG8_DAG:      return "X86ISD::LCMPXCHG8_DAG";
10966   case X86ISD::ATOMADD64_DAG:      return "X86ISD::ATOMADD64_DAG";
10967   case X86ISD::ATOMSUB64_DAG:      return "X86ISD::ATOMSUB64_DAG";
10968   case X86ISD::ATOMOR64_DAG:       return "X86ISD::ATOMOR64_DAG";
10969   case X86ISD::ATOMXOR64_DAG:      return "X86ISD::ATOMXOR64_DAG";
10970   case X86ISD::ATOMAND64_DAG:      return "X86ISD::ATOMAND64_DAG";
10971   case X86ISD::ATOMNAND64_DAG:     return "X86ISD::ATOMNAND64_DAG";
10972   case X86ISD::VZEXT_MOVL:         return "X86ISD::VZEXT_MOVL";
10973   case X86ISD::VZEXT_LOAD:         return "X86ISD::VZEXT_LOAD";
10974   case X86ISD::VSHL:               return "X86ISD::VSHL";
10975   case X86ISD::VSRL:               return "X86ISD::VSRL";
10976   case X86ISD::CMPPD:              return "X86ISD::CMPPD";
10977   case X86ISD::CMPPS:              return "X86ISD::CMPPS";
10978   case X86ISD::PCMPEQB:            return "X86ISD::PCMPEQB";
10979   case X86ISD::PCMPEQW:            return "X86ISD::PCMPEQW";
10980   case X86ISD::PCMPEQD:            return "X86ISD::PCMPEQD";
10981   case X86ISD::PCMPEQQ:            return "X86ISD::PCMPEQQ";
10982   case X86ISD::PCMPGTB:            return "X86ISD::PCMPGTB";
10983   case X86ISD::PCMPGTW:            return "X86ISD::PCMPGTW";
10984   case X86ISD::PCMPGTD:            return "X86ISD::PCMPGTD";
10985   case X86ISD::PCMPGTQ:            return "X86ISD::PCMPGTQ";
10986   case X86ISD::ADD:                return "X86ISD::ADD";
10987   case X86ISD::SUB:                return "X86ISD::SUB";
10988   case X86ISD::ADC:                return "X86ISD::ADC";
10989   case X86ISD::SBB:                return "X86ISD::SBB";
10990   case X86ISD::SMUL:               return "X86ISD::SMUL";
10991   case X86ISD::UMUL:               return "X86ISD::UMUL";
10992   case X86ISD::INC:                return "X86ISD::INC";
10993   case X86ISD::DEC:                return "X86ISD::DEC";
10994   case X86ISD::OR:                 return "X86ISD::OR";
10995   case X86ISD::XOR:                return "X86ISD::XOR";
10996   case X86ISD::AND:                return "X86ISD::AND";
10997   case X86ISD::ANDN:               return "X86ISD::ANDN";
10998   case X86ISD::BLSI:               return "X86ISD::BLSI";
10999   case X86ISD::BLSMSK:             return "X86ISD::BLSMSK";
11000   case X86ISD::BLSR:               return "X86ISD::BLSR";
11001   case X86ISD::MUL_IMM:            return "X86ISD::MUL_IMM";
11002   case X86ISD::PTEST:              return "X86ISD::PTEST";
11003   case X86ISD::TESTP:              return "X86ISD::TESTP";
11004   case X86ISD::PALIGN:             return "X86ISD::PALIGN";
11005   case X86ISD::PSHUFD:             return "X86ISD::PSHUFD";
11006   case X86ISD::PSHUFHW:            return "X86ISD::PSHUFHW";
11007   case X86ISD::PSHUFHW_LD:         return "X86ISD::PSHUFHW_LD";
11008   case X86ISD::PSHUFLW:            return "X86ISD::PSHUFLW";
11009   case X86ISD::PSHUFLW_LD:         return "X86ISD::PSHUFLW_LD";
11010   case X86ISD::SHUFP:              return "X86ISD::SHUFP";
11011   case X86ISD::MOVLHPS:            return "X86ISD::MOVLHPS";
11012   case X86ISD::MOVLHPD:            return "X86ISD::MOVLHPD";
11013   case X86ISD::MOVHLPS:            return "X86ISD::MOVHLPS";
11014   case X86ISD::MOVLPS:             return "X86ISD::MOVLPS";
11015   case X86ISD::MOVLPD:             return "X86ISD::MOVLPD";
11016   case X86ISD::MOVDDUP:            return "X86ISD::MOVDDUP";
11017   case X86ISD::MOVSHDUP:           return "X86ISD::MOVSHDUP";
11018   case X86ISD::MOVSLDUP:           return "X86ISD::MOVSLDUP";
11019   case X86ISD::MOVSHDUP_LD:        return "X86ISD::MOVSHDUP_LD";
11020   case X86ISD::MOVSLDUP_LD:        return "X86ISD::MOVSLDUP_LD";
11021   case X86ISD::MOVSD:              return "X86ISD::MOVSD";
11022   case X86ISD::MOVSS:              return "X86ISD::MOVSS";
11023   case X86ISD::UNPCKL:             return "X86ISD::UNPCKL";
11024   case X86ISD::UNPCKH:             return "X86ISD::UNPCKH";
11025   case X86ISD::VBROADCAST:         return "X86ISD::VBROADCAST";
11026   case X86ISD::VPERMILP:           return "X86ISD::VPERMILP";
11027   case X86ISD::VPERM2X128:         return "X86ISD::VPERM2X128";
11028   case X86ISD::VASTART_SAVE_XMM_REGS: return "X86ISD::VASTART_SAVE_XMM_REGS";
11029   case X86ISD::VAARG_64:           return "X86ISD::VAARG_64";
11030   case X86ISD::WIN_ALLOCA:         return "X86ISD::WIN_ALLOCA";
11031   case X86ISD::MEMBARRIER:         return "X86ISD::MEMBARRIER";
11032   case X86ISD::SEG_ALLOCA:         return "X86ISD::SEG_ALLOCA";
11033   }
11034 }
11035
11036 // isLegalAddressingMode - Return true if the addressing mode represented
11037 // by AM is legal for this target, for a load/store of the specified type.
11038 bool X86TargetLowering::isLegalAddressingMode(const AddrMode &AM,
11039                                               Type *Ty) const {
11040   // X86 supports extremely general addressing modes.
11041   CodeModel::Model M = getTargetMachine().getCodeModel();
11042   Reloc::Model R = getTargetMachine().getRelocationModel();
11043
11044   // X86 allows a sign-extended 32-bit immediate field as a displacement.
11045   if (!X86::isOffsetSuitableForCodeModel(AM.BaseOffs, M, AM.BaseGV != NULL))
11046     return false;
11047
11048   if (AM.BaseGV) {
11049     unsigned GVFlags =
11050       Subtarget->ClassifyGlobalReference(AM.BaseGV, getTargetMachine());
11051
11052     // If a reference to this global requires an extra load, we can't fold it.
11053     if (isGlobalStubReference(GVFlags))
11054       return false;
11055
11056     // If BaseGV requires a register for the PIC base, we cannot also have a
11057     // BaseReg specified.
11058     if (AM.HasBaseReg && isGlobalRelativeToPICBase(GVFlags))
11059       return false;
11060
11061     // If lower 4G is not available, then we must use rip-relative addressing.
11062     if ((M != CodeModel::Small || R != Reloc::Static) &&
11063         Subtarget->is64Bit() && (AM.BaseOffs || AM.Scale > 1))
11064       return false;
11065   }
11066
11067   switch (AM.Scale) {
11068   case 0:
11069   case 1:
11070   case 2:
11071   case 4:
11072   case 8:
11073     // These scales always work.
11074     break;
11075   case 3:
11076   case 5:
11077   case 9:
11078     // These scales are formed with basereg+scalereg.  Only accept if there is
11079     // no basereg yet.
11080     if (AM.HasBaseReg)
11081       return false;
11082     break;
11083   default:  // Other stuff never works.
11084     return false;
11085   }
11086
11087   return true;
11088 }
11089
11090
11091 bool X86TargetLowering::isTruncateFree(Type *Ty1, Type *Ty2) const {
11092   if (!Ty1->isIntegerTy() || !Ty2->isIntegerTy())
11093     return false;
11094   unsigned NumBits1 = Ty1->getPrimitiveSizeInBits();
11095   unsigned NumBits2 = Ty2->getPrimitiveSizeInBits();
11096   if (NumBits1 <= NumBits2)
11097     return false;
11098   return true;
11099 }
11100
11101 bool X86TargetLowering::isTruncateFree(EVT VT1, EVT VT2) const {
11102   if (!VT1.isInteger() || !VT2.isInteger())
11103     return false;
11104   unsigned NumBits1 = VT1.getSizeInBits();
11105   unsigned NumBits2 = VT2.getSizeInBits();
11106   if (NumBits1 <= NumBits2)
11107     return false;
11108   return true;
11109 }
11110
11111 bool X86TargetLowering::isZExtFree(Type *Ty1, Type *Ty2) const {
11112   // x86-64 implicitly zero-extends 32-bit results in 64-bit registers.
11113   return Ty1->isIntegerTy(32) && Ty2->isIntegerTy(64) && Subtarget->is64Bit();
11114 }
11115
11116 bool X86TargetLowering::isZExtFree(EVT VT1, EVT VT2) const {
11117   // x86-64 implicitly zero-extends 32-bit results in 64-bit registers.
11118   return VT1 == MVT::i32 && VT2 == MVT::i64 && Subtarget->is64Bit();
11119 }
11120
11121 bool X86TargetLowering::isNarrowingProfitable(EVT VT1, EVT VT2) const {
11122   // i16 instructions are longer (0x66 prefix) and potentially slower.
11123   return !(VT1 == MVT::i32 && VT2 == MVT::i16);
11124 }
11125
11126 /// isShuffleMaskLegal - Targets can use this to indicate that they only
11127 /// support *some* VECTOR_SHUFFLE operations, those with specific masks.
11128 /// By default, if a target supports the VECTOR_SHUFFLE node, all mask values
11129 /// are assumed to be legal.
11130 bool
11131 X86TargetLowering::isShuffleMaskLegal(const SmallVectorImpl<int> &M,
11132                                       EVT VT) const {
11133   // Very little shuffling can be done for 64-bit vectors right now.
11134   if (VT.getSizeInBits() == 64)
11135     return false;
11136
11137   // FIXME: pshufb, blends, shifts.
11138   return (VT.getVectorNumElements() == 2 ||
11139           ShuffleVectorSDNode::isSplatMask(&M[0], VT) ||
11140           isMOVLMask(M, VT) ||
11141           isSHUFPMask(M, VT) ||
11142           isPSHUFDMask(M, VT) ||
11143           isPSHUFHWMask(M, VT) ||
11144           isPSHUFLWMask(M, VT) ||
11145           isPALIGNRMask(M, VT, Subtarget->hasSSSE3()) ||
11146           isUNPCKLMask(M, VT, Subtarget->hasAVX2()) ||
11147           isUNPCKHMask(M, VT, Subtarget->hasAVX2()) ||
11148           isUNPCKL_v_undef_Mask(M, VT, Subtarget->hasAVX2()) ||
11149           isUNPCKH_v_undef_Mask(M, VT, Subtarget->hasAVX2()));
11150 }
11151
11152 bool
11153 X86TargetLowering::isVectorClearMaskLegal(const SmallVectorImpl<int> &Mask,
11154                                           EVT VT) const {
11155   unsigned NumElts = VT.getVectorNumElements();
11156   // FIXME: This collection of masks seems suspect.
11157   if (NumElts == 2)
11158     return true;
11159   if (NumElts == 4 && VT.getSizeInBits() == 128) {
11160     return (isMOVLMask(Mask, VT)  ||
11161             isCommutedMOVLMask(Mask, VT, true) ||
11162             isSHUFPMask(Mask, VT) ||
11163             isSHUFPMask(Mask, VT, /* Commuted */ true));
11164   }
11165   return false;
11166 }
11167
11168 //===----------------------------------------------------------------------===//
11169 //                           X86 Scheduler Hooks
11170 //===----------------------------------------------------------------------===//
11171
11172 // private utility function
11173 MachineBasicBlock *
11174 X86TargetLowering::EmitAtomicBitwiseWithCustomInserter(MachineInstr *bInstr,
11175                                                        MachineBasicBlock *MBB,
11176                                                        unsigned regOpc,
11177                                                        unsigned immOpc,
11178                                                        unsigned LoadOpc,
11179                                                        unsigned CXchgOpc,
11180                                                        unsigned notOpc,
11181                                                        unsigned EAXreg,
11182                                                        TargetRegisterClass *RC,
11183                                                        bool invSrc) const {
11184   // For the atomic bitwise operator, we generate
11185   //   thisMBB:
11186   //   newMBB:
11187   //     ld  t1 = [bitinstr.addr]
11188   //     op  t2 = t1, [bitinstr.val]
11189   //     mov EAX = t1
11190   //     lcs dest = [bitinstr.addr], t2  [EAX is implicit]
11191   //     bz  newMBB
11192   //     fallthrough -->nextMBB
11193   const TargetInstrInfo *TII = getTargetMachine().getInstrInfo();
11194   const BasicBlock *LLVM_BB = MBB->getBasicBlock();
11195   MachineFunction::iterator MBBIter = MBB;
11196   ++MBBIter;
11197
11198   /// First build the CFG
11199   MachineFunction *F = MBB->getParent();
11200   MachineBasicBlock *thisMBB = MBB;
11201   MachineBasicBlock *newMBB = F->CreateMachineBasicBlock(LLVM_BB);
11202   MachineBasicBlock *nextMBB = F->CreateMachineBasicBlock(LLVM_BB);
11203   F->insert(MBBIter, newMBB);
11204   F->insert(MBBIter, nextMBB);
11205
11206   // Transfer the remainder of thisMBB and its successor edges to nextMBB.
11207   nextMBB->splice(nextMBB->begin(), thisMBB,
11208                   llvm::next(MachineBasicBlock::iterator(bInstr)),
11209                   thisMBB->end());
11210   nextMBB->transferSuccessorsAndUpdatePHIs(thisMBB);
11211
11212   // Update thisMBB to fall through to newMBB
11213   thisMBB->addSuccessor(newMBB);
11214
11215   // newMBB jumps to itself and fall through to nextMBB
11216   newMBB->addSuccessor(nextMBB);
11217   newMBB->addSuccessor(newMBB);
11218
11219   // Insert instructions into newMBB based on incoming instruction
11220   assert(bInstr->getNumOperands() < X86::AddrNumOperands + 4 &&
11221          "unexpected number of operands");
11222   DebugLoc dl = bInstr->getDebugLoc();
11223   MachineOperand& destOper = bInstr->getOperand(0);
11224   MachineOperand* argOpers[2 + X86::AddrNumOperands];
11225   int numArgs = bInstr->getNumOperands() - 1;
11226   for (int i=0; i < numArgs; ++i)
11227     argOpers[i] = &bInstr->getOperand(i+1);
11228
11229   // x86 address has 4 operands: base, index, scale, and displacement
11230   int lastAddrIndx = X86::AddrNumOperands - 1; // [0,3]
11231   int valArgIndx = lastAddrIndx + 1;
11232
11233   unsigned t1 = F->getRegInfo().createVirtualRegister(RC);
11234   MachineInstrBuilder MIB = BuildMI(newMBB, dl, TII->get(LoadOpc), t1);
11235   for (int i=0; i <= lastAddrIndx; ++i)
11236     (*MIB).addOperand(*argOpers[i]);
11237
11238   unsigned tt = F->getRegInfo().createVirtualRegister(RC);
11239   if (invSrc) {
11240     MIB = BuildMI(newMBB, dl, TII->get(notOpc), tt).addReg(t1);
11241   }
11242   else
11243     tt = t1;
11244
11245   unsigned t2 = F->getRegInfo().createVirtualRegister(RC);
11246   assert((argOpers[valArgIndx]->isReg() ||
11247           argOpers[valArgIndx]->isImm()) &&
11248          "invalid operand");
11249   if (argOpers[valArgIndx]->isReg())
11250     MIB = BuildMI(newMBB, dl, TII->get(regOpc), t2);
11251   else
11252     MIB = BuildMI(newMBB, dl, TII->get(immOpc), t2);
11253   MIB.addReg(tt);
11254   (*MIB).addOperand(*argOpers[valArgIndx]);
11255
11256   MIB = BuildMI(newMBB, dl, TII->get(TargetOpcode::COPY), EAXreg);
11257   MIB.addReg(t1);
11258
11259   MIB = BuildMI(newMBB, dl, TII->get(CXchgOpc));
11260   for (int i=0; i <= lastAddrIndx; ++i)
11261     (*MIB).addOperand(*argOpers[i]);
11262   MIB.addReg(t2);
11263   assert(bInstr->hasOneMemOperand() && "Unexpected number of memoperand");
11264   (*MIB).setMemRefs(bInstr->memoperands_begin(),
11265                     bInstr->memoperands_end());
11266
11267   MIB = BuildMI(newMBB, dl, TII->get(TargetOpcode::COPY), destOper.getReg());
11268   MIB.addReg(EAXreg);
11269
11270   // insert branch
11271   BuildMI(newMBB, dl, TII->get(X86::JNE_4)).addMBB(newMBB);
11272
11273   bInstr->eraseFromParent();   // The pseudo instruction is gone now.
11274   return nextMBB;
11275 }
11276
11277 // private utility function:  64 bit atomics on 32 bit host.
11278 MachineBasicBlock *
11279 X86TargetLowering::EmitAtomicBit6432WithCustomInserter(MachineInstr *bInstr,
11280                                                        MachineBasicBlock *MBB,
11281                                                        unsigned regOpcL,
11282                                                        unsigned regOpcH,
11283                                                        unsigned immOpcL,
11284                                                        unsigned immOpcH,
11285                                                        bool invSrc) const {
11286   // For the atomic bitwise operator, we generate
11287   //   thisMBB (instructions are in pairs, except cmpxchg8b)
11288   //     ld t1,t2 = [bitinstr.addr]
11289   //   newMBB:
11290   //     out1, out2 = phi (thisMBB, t1/t2) (newMBB, t3/t4)
11291   //     op  t5, t6 <- out1, out2, [bitinstr.val]
11292   //      (for SWAP, substitute:  mov t5, t6 <- [bitinstr.val])
11293   //     mov ECX, EBX <- t5, t6
11294   //     mov EAX, EDX <- t1, t2
11295   //     cmpxchg8b [bitinstr.addr]  [EAX, EDX, EBX, ECX implicit]
11296   //     mov t3, t4 <- EAX, EDX
11297   //     bz  newMBB
11298   //     result in out1, out2
11299   //     fallthrough -->nextMBB
11300
11301   const TargetRegisterClass *RC = X86::GR32RegisterClass;
11302   const unsigned LoadOpc = X86::MOV32rm;
11303   const unsigned NotOpc = X86::NOT32r;
11304   const TargetInstrInfo *TII = getTargetMachine().getInstrInfo();
11305   const BasicBlock *LLVM_BB = MBB->getBasicBlock();
11306   MachineFunction::iterator MBBIter = MBB;
11307   ++MBBIter;
11308
11309   /// First build the CFG
11310   MachineFunction *F = MBB->getParent();
11311   MachineBasicBlock *thisMBB = MBB;
11312   MachineBasicBlock *newMBB = F->CreateMachineBasicBlock(LLVM_BB);
11313   MachineBasicBlock *nextMBB = F->CreateMachineBasicBlock(LLVM_BB);
11314   F->insert(MBBIter, newMBB);
11315   F->insert(MBBIter, nextMBB);
11316
11317   // Transfer the remainder of thisMBB and its successor edges to nextMBB.
11318   nextMBB->splice(nextMBB->begin(), thisMBB,
11319                   llvm::next(MachineBasicBlock::iterator(bInstr)),
11320                   thisMBB->end());
11321   nextMBB->transferSuccessorsAndUpdatePHIs(thisMBB);
11322
11323   // Update thisMBB to fall through to newMBB
11324   thisMBB->addSuccessor(newMBB);
11325
11326   // newMBB jumps to itself and fall through to nextMBB
11327   newMBB->addSuccessor(nextMBB);
11328   newMBB->addSuccessor(newMBB);
11329
11330   DebugLoc dl = bInstr->getDebugLoc();
11331   // Insert instructions into newMBB based on incoming instruction
11332   // There are 8 "real" operands plus 9 implicit def/uses, ignored here.
11333   assert(bInstr->getNumOperands() < X86::AddrNumOperands + 14 &&
11334          "unexpected number of operands");
11335   MachineOperand& dest1Oper = bInstr->getOperand(0);
11336   MachineOperand& dest2Oper = bInstr->getOperand(1);
11337   MachineOperand* argOpers[2 + X86::AddrNumOperands];
11338   for (int i=0; i < 2 + X86::AddrNumOperands; ++i) {
11339     argOpers[i] = &bInstr->getOperand(i+2);
11340
11341     // We use some of the operands multiple times, so conservatively just
11342     // clear any kill flags that might be present.
11343     if (argOpers[i]->isReg() && argOpers[i]->isUse())
11344       argOpers[i]->setIsKill(false);
11345   }
11346
11347   // x86 address has 5 operands: base, index, scale, displacement, and segment.
11348   int lastAddrIndx = X86::AddrNumOperands - 1; // [0,3]
11349
11350   unsigned t1 = F->getRegInfo().createVirtualRegister(RC);
11351   MachineInstrBuilder MIB = BuildMI(thisMBB, dl, TII->get(LoadOpc), t1);
11352   for (int i=0; i <= lastAddrIndx; ++i)
11353     (*MIB).addOperand(*argOpers[i]);
11354   unsigned t2 = F->getRegInfo().createVirtualRegister(RC);
11355   MIB = BuildMI(thisMBB, dl, TII->get(LoadOpc), t2);
11356   // add 4 to displacement.
11357   for (int i=0; i <= lastAddrIndx-2; ++i)
11358     (*MIB).addOperand(*argOpers[i]);
11359   MachineOperand newOp3 = *(argOpers[3]);
11360   if (newOp3.isImm())
11361     newOp3.setImm(newOp3.getImm()+4);
11362   else
11363     newOp3.setOffset(newOp3.getOffset()+4);
11364   (*MIB).addOperand(newOp3);
11365   (*MIB).addOperand(*argOpers[lastAddrIndx]);
11366
11367   // t3/4 are defined later, at the bottom of the loop
11368   unsigned t3 = F->getRegInfo().createVirtualRegister(RC);
11369   unsigned t4 = F->getRegInfo().createVirtualRegister(RC);
11370   BuildMI(newMBB, dl, TII->get(X86::PHI), dest1Oper.getReg())
11371     .addReg(t1).addMBB(thisMBB).addReg(t3).addMBB(newMBB);
11372   BuildMI(newMBB, dl, TII->get(X86::PHI), dest2Oper.getReg())
11373     .addReg(t2).addMBB(thisMBB).addReg(t4).addMBB(newMBB);
11374
11375   // The subsequent operations should be using the destination registers of
11376   //the PHI instructions.
11377   if (invSrc) {
11378     t1 = F->getRegInfo().createVirtualRegister(RC);
11379     t2 = F->getRegInfo().createVirtualRegister(RC);
11380     MIB = BuildMI(newMBB, dl, TII->get(NotOpc), t1).addReg(dest1Oper.getReg());
11381     MIB = BuildMI(newMBB, dl, TII->get(NotOpc), t2).addReg(dest2Oper.getReg());
11382   } else {
11383     t1 = dest1Oper.getReg();
11384     t2 = dest2Oper.getReg();
11385   }
11386
11387   int valArgIndx = lastAddrIndx + 1;
11388   assert((argOpers[valArgIndx]->isReg() ||
11389           argOpers[valArgIndx]->isImm()) &&
11390          "invalid operand");
11391   unsigned t5 = F->getRegInfo().createVirtualRegister(RC);
11392   unsigned t6 = F->getRegInfo().createVirtualRegister(RC);
11393   if (argOpers[valArgIndx]->isReg())
11394     MIB = BuildMI(newMBB, dl, TII->get(regOpcL), t5);
11395   else
11396     MIB = BuildMI(newMBB, dl, TII->get(immOpcL), t5);
11397   if (regOpcL != X86::MOV32rr)
11398     MIB.addReg(t1);
11399   (*MIB).addOperand(*argOpers[valArgIndx]);
11400   assert(argOpers[valArgIndx + 1]->isReg() ==
11401          argOpers[valArgIndx]->isReg());
11402   assert(argOpers[valArgIndx + 1]->isImm() ==
11403          argOpers[valArgIndx]->isImm());
11404   if (argOpers[valArgIndx + 1]->isReg())
11405     MIB = BuildMI(newMBB, dl, TII->get(regOpcH), t6);
11406   else
11407     MIB = BuildMI(newMBB, dl, TII->get(immOpcH), t6);
11408   if (regOpcH != X86::MOV32rr)
11409     MIB.addReg(t2);
11410   (*MIB).addOperand(*argOpers[valArgIndx + 1]);
11411
11412   MIB = BuildMI(newMBB, dl, TII->get(TargetOpcode::COPY), X86::EAX);
11413   MIB.addReg(t1);
11414   MIB = BuildMI(newMBB, dl, TII->get(TargetOpcode::COPY), X86::EDX);
11415   MIB.addReg(t2);
11416
11417   MIB = BuildMI(newMBB, dl, TII->get(TargetOpcode::COPY), X86::EBX);
11418   MIB.addReg(t5);
11419   MIB = BuildMI(newMBB, dl, TII->get(TargetOpcode::COPY), X86::ECX);
11420   MIB.addReg(t6);
11421
11422   MIB = BuildMI(newMBB, dl, TII->get(X86::LCMPXCHG8B));
11423   for (int i=0; i <= lastAddrIndx; ++i)
11424     (*MIB).addOperand(*argOpers[i]);
11425
11426   assert(bInstr->hasOneMemOperand() && "Unexpected number of memoperand");
11427   (*MIB).setMemRefs(bInstr->memoperands_begin(),
11428                     bInstr->memoperands_end());
11429
11430   MIB = BuildMI(newMBB, dl, TII->get(TargetOpcode::COPY), t3);
11431   MIB.addReg(X86::EAX);
11432   MIB = BuildMI(newMBB, dl, TII->get(TargetOpcode::COPY), t4);
11433   MIB.addReg(X86::EDX);
11434
11435   // insert branch
11436   BuildMI(newMBB, dl, TII->get(X86::JNE_4)).addMBB(newMBB);
11437
11438   bInstr->eraseFromParent();   // The pseudo instruction is gone now.
11439   return nextMBB;
11440 }
11441
11442 // private utility function
11443 MachineBasicBlock *
11444 X86TargetLowering::EmitAtomicMinMaxWithCustomInserter(MachineInstr *mInstr,
11445                                                       MachineBasicBlock *MBB,
11446                                                       unsigned cmovOpc) const {
11447   // For the atomic min/max operator, we generate
11448   //   thisMBB:
11449   //   newMBB:
11450   //     ld t1 = [min/max.addr]
11451   //     mov t2 = [min/max.val]
11452   //     cmp  t1, t2
11453   //     cmov[cond] t2 = t1
11454   //     mov EAX = t1
11455   //     lcs dest = [bitinstr.addr], t2  [EAX is implicit]
11456   //     bz   newMBB
11457   //     fallthrough -->nextMBB
11458   //
11459   const TargetInstrInfo *TII = getTargetMachine().getInstrInfo();
11460   const BasicBlock *LLVM_BB = MBB->getBasicBlock();
11461   MachineFunction::iterator MBBIter = MBB;
11462   ++MBBIter;
11463
11464   /// First build the CFG
11465   MachineFunction *F = MBB->getParent();
11466   MachineBasicBlock *thisMBB = MBB;
11467   MachineBasicBlock *newMBB = F->CreateMachineBasicBlock(LLVM_BB);
11468   MachineBasicBlock *nextMBB = F->CreateMachineBasicBlock(LLVM_BB);
11469   F->insert(MBBIter, newMBB);
11470   F->insert(MBBIter, nextMBB);
11471
11472   // Transfer the remainder of thisMBB and its successor edges to nextMBB.
11473   nextMBB->splice(nextMBB->begin(), thisMBB,
11474                   llvm::next(MachineBasicBlock::iterator(mInstr)),
11475                   thisMBB->end());
11476   nextMBB->transferSuccessorsAndUpdatePHIs(thisMBB);
11477
11478   // Update thisMBB to fall through to newMBB
11479   thisMBB->addSuccessor(newMBB);
11480
11481   // newMBB jumps to newMBB and fall through to nextMBB
11482   newMBB->addSuccessor(nextMBB);
11483   newMBB->addSuccessor(newMBB);
11484
11485   DebugLoc dl = mInstr->getDebugLoc();
11486   // Insert instructions into newMBB based on incoming instruction
11487   assert(mInstr->getNumOperands() < X86::AddrNumOperands + 4 &&
11488          "unexpected number of operands");
11489   MachineOperand& destOper = mInstr->getOperand(0);
11490   MachineOperand* argOpers[2 + X86::AddrNumOperands];
11491   int numArgs = mInstr->getNumOperands() - 1;
11492   for (int i=0; i < numArgs; ++i)
11493     argOpers[i] = &mInstr->getOperand(i+1);
11494
11495   // x86 address has 4 operands: base, index, scale, and displacement
11496   int lastAddrIndx = X86::AddrNumOperands - 1; // [0,3]
11497   int valArgIndx = lastAddrIndx + 1;
11498
11499   unsigned t1 = F->getRegInfo().createVirtualRegister(X86::GR32RegisterClass);
11500   MachineInstrBuilder MIB = BuildMI(newMBB, dl, TII->get(X86::MOV32rm), t1);
11501   for (int i=0; i <= lastAddrIndx; ++i)
11502     (*MIB).addOperand(*argOpers[i]);
11503
11504   // We only support register and immediate values
11505   assert((argOpers[valArgIndx]->isReg() ||
11506           argOpers[valArgIndx]->isImm()) &&
11507          "invalid operand");
11508
11509   unsigned t2 = F->getRegInfo().createVirtualRegister(X86::GR32RegisterClass);
11510   if (argOpers[valArgIndx]->isReg())
11511     MIB = BuildMI(newMBB, dl, TII->get(TargetOpcode::COPY), t2);
11512   else
11513     MIB = BuildMI(newMBB, dl, TII->get(X86::MOV32rr), t2);
11514   (*MIB).addOperand(*argOpers[valArgIndx]);
11515
11516   MIB = BuildMI(newMBB, dl, TII->get(TargetOpcode::COPY), X86::EAX);
11517   MIB.addReg(t1);
11518
11519   MIB = BuildMI(newMBB, dl, TII->get(X86::CMP32rr));
11520   MIB.addReg(t1);
11521   MIB.addReg(t2);
11522
11523   // Generate movc
11524   unsigned t3 = F->getRegInfo().createVirtualRegister(X86::GR32RegisterClass);
11525   MIB = BuildMI(newMBB, dl, TII->get(cmovOpc),t3);
11526   MIB.addReg(t2);
11527   MIB.addReg(t1);
11528
11529   // Cmp and exchange if none has modified the memory location
11530   MIB = BuildMI(newMBB, dl, TII->get(X86::LCMPXCHG32));
11531   for (int i=0; i <= lastAddrIndx; ++i)
11532     (*MIB).addOperand(*argOpers[i]);
11533   MIB.addReg(t3);
11534   assert(mInstr->hasOneMemOperand() && "Unexpected number of memoperand");
11535   (*MIB).setMemRefs(mInstr->memoperands_begin(),
11536                     mInstr->memoperands_end());
11537
11538   MIB = BuildMI(newMBB, dl, TII->get(TargetOpcode::COPY), destOper.getReg());
11539   MIB.addReg(X86::EAX);
11540
11541   // insert branch
11542   BuildMI(newMBB, dl, TII->get(X86::JNE_4)).addMBB(newMBB);
11543
11544   mInstr->eraseFromParent();   // The pseudo instruction is gone now.
11545   return nextMBB;
11546 }
11547
11548 // FIXME: When we get size specific XMM0 registers, i.e. XMM0_V16I8
11549 // or XMM0_V32I8 in AVX all of this code can be replaced with that
11550 // in the .td file.
11551 MachineBasicBlock *
11552 X86TargetLowering::EmitPCMP(MachineInstr *MI, MachineBasicBlock *BB,
11553                             unsigned numArgs, bool memArg) const {
11554   assert(Subtarget->hasSSE42() &&
11555          "Target must have SSE4.2 or AVX features enabled");
11556
11557   DebugLoc dl = MI->getDebugLoc();
11558   const TargetInstrInfo *TII = getTargetMachine().getInstrInfo();
11559   unsigned Opc;
11560   if (!Subtarget->hasAVX()) {
11561     if (memArg)
11562       Opc = numArgs == 3 ? X86::PCMPISTRM128rm : X86::PCMPESTRM128rm;
11563     else
11564       Opc = numArgs == 3 ? X86::PCMPISTRM128rr : X86::PCMPESTRM128rr;
11565   } else {
11566     if (memArg)
11567       Opc = numArgs == 3 ? X86::VPCMPISTRM128rm : X86::VPCMPESTRM128rm;
11568     else
11569       Opc = numArgs == 3 ? X86::VPCMPISTRM128rr : X86::VPCMPESTRM128rr;
11570   }
11571
11572   MachineInstrBuilder MIB = BuildMI(*BB, MI, dl, TII->get(Opc));
11573   for (unsigned i = 0; i < numArgs; ++i) {
11574     MachineOperand &Op = MI->getOperand(i+1);
11575     if (!(Op.isReg() && Op.isImplicit()))
11576       MIB.addOperand(Op);
11577   }
11578   BuildMI(*BB, MI, dl,
11579     TII->get(Subtarget->hasAVX() ? X86::VMOVAPSrr : X86::MOVAPSrr),
11580              MI->getOperand(0).getReg())
11581     .addReg(X86::XMM0);
11582
11583   MI->eraseFromParent();
11584   return BB;
11585 }
11586
11587 MachineBasicBlock *
11588 X86TargetLowering::EmitMonitor(MachineInstr *MI, MachineBasicBlock *BB) const {
11589   DebugLoc dl = MI->getDebugLoc();
11590   const TargetInstrInfo *TII = getTargetMachine().getInstrInfo();
11591
11592   // Address into RAX/EAX, other two args into ECX, EDX.
11593   unsigned MemOpc = Subtarget->is64Bit() ? X86::LEA64r : X86::LEA32r;
11594   unsigned MemReg = Subtarget->is64Bit() ? X86::RAX : X86::EAX;
11595   MachineInstrBuilder MIB = BuildMI(*BB, MI, dl, TII->get(MemOpc), MemReg);
11596   for (int i = 0; i < X86::AddrNumOperands; ++i)
11597     MIB.addOperand(MI->getOperand(i));
11598
11599   unsigned ValOps = X86::AddrNumOperands;
11600   BuildMI(*BB, MI, dl, TII->get(TargetOpcode::COPY), X86::ECX)
11601     .addReg(MI->getOperand(ValOps).getReg());
11602   BuildMI(*BB, MI, dl, TII->get(TargetOpcode::COPY), X86::EDX)
11603     .addReg(MI->getOperand(ValOps+1).getReg());
11604
11605   // The instruction doesn't actually take any operands though.
11606   BuildMI(*BB, MI, dl, TII->get(X86::MONITORrrr));
11607
11608   MI->eraseFromParent(); // The pseudo is gone now.
11609   return BB;
11610 }
11611
11612 MachineBasicBlock *
11613 X86TargetLowering::EmitMwait(MachineInstr *MI, MachineBasicBlock *BB) const {
11614   DebugLoc dl = MI->getDebugLoc();
11615   const TargetInstrInfo *TII = getTargetMachine().getInstrInfo();
11616
11617   // First arg in ECX, the second in EAX.
11618   BuildMI(*BB, MI, dl, TII->get(TargetOpcode::COPY), X86::ECX)
11619     .addReg(MI->getOperand(0).getReg());
11620   BuildMI(*BB, MI, dl, TII->get(TargetOpcode::COPY), X86::EAX)
11621     .addReg(MI->getOperand(1).getReg());
11622
11623   // The instruction doesn't actually take any operands though.
11624   BuildMI(*BB, MI, dl, TII->get(X86::MWAITrr));
11625
11626   MI->eraseFromParent(); // The pseudo is gone now.
11627   return BB;
11628 }
11629
11630 MachineBasicBlock *
11631 X86TargetLowering::EmitVAARG64WithCustomInserter(
11632                    MachineInstr *MI,
11633                    MachineBasicBlock *MBB) const {
11634   // Emit va_arg instruction on X86-64.
11635
11636   // Operands to this pseudo-instruction:
11637   // 0  ) Output        : destination address (reg)
11638   // 1-5) Input         : va_list address (addr, i64mem)
11639   // 6  ) ArgSize       : Size (in bytes) of vararg type
11640   // 7  ) ArgMode       : 0=overflow only, 1=use gp_offset, 2=use fp_offset
11641   // 8  ) Align         : Alignment of type
11642   // 9  ) EFLAGS (implicit-def)
11643
11644   assert(MI->getNumOperands() == 10 && "VAARG_64 should have 10 operands!");
11645   assert(X86::AddrNumOperands == 5 && "VAARG_64 assumes 5 address operands");
11646
11647   unsigned DestReg = MI->getOperand(0).getReg();
11648   MachineOperand &Base = MI->getOperand(1);
11649   MachineOperand &Scale = MI->getOperand(2);
11650   MachineOperand &Index = MI->getOperand(3);
11651   MachineOperand &Disp = MI->getOperand(4);
11652   MachineOperand &Segment = MI->getOperand(5);
11653   unsigned ArgSize = MI->getOperand(6).getImm();
11654   unsigned ArgMode = MI->getOperand(7).getImm();
11655   unsigned Align = MI->getOperand(8).getImm();
11656
11657   // Memory Reference
11658   assert(MI->hasOneMemOperand() && "Expected VAARG_64 to have one memoperand");
11659   MachineInstr::mmo_iterator MMOBegin = MI->memoperands_begin();
11660   MachineInstr::mmo_iterator MMOEnd = MI->memoperands_end();
11661
11662   // Machine Information
11663   const TargetInstrInfo *TII = getTargetMachine().getInstrInfo();
11664   MachineRegisterInfo &MRI = MBB->getParent()->getRegInfo();
11665   const TargetRegisterClass *AddrRegClass = getRegClassFor(MVT::i64);
11666   const TargetRegisterClass *OffsetRegClass = getRegClassFor(MVT::i32);
11667   DebugLoc DL = MI->getDebugLoc();
11668
11669   // struct va_list {
11670   //   i32   gp_offset
11671   //   i32   fp_offset
11672   //   i64   overflow_area (address)
11673   //   i64   reg_save_area (address)
11674   // }
11675   // sizeof(va_list) = 24
11676   // alignment(va_list) = 8
11677
11678   unsigned TotalNumIntRegs = 6;
11679   unsigned TotalNumXMMRegs = 8;
11680   bool UseGPOffset = (ArgMode == 1);
11681   bool UseFPOffset = (ArgMode == 2);
11682   unsigned MaxOffset = TotalNumIntRegs * 8 +
11683                        (UseFPOffset ? TotalNumXMMRegs * 16 : 0);
11684
11685   /* Align ArgSize to a multiple of 8 */
11686   unsigned ArgSizeA8 = (ArgSize + 7) & ~7;
11687   bool NeedsAlign = (Align > 8);
11688
11689   MachineBasicBlock *thisMBB = MBB;
11690   MachineBasicBlock *overflowMBB;
11691   MachineBasicBlock *offsetMBB;
11692   MachineBasicBlock *endMBB;
11693
11694   unsigned OffsetDestReg = 0;    // Argument address computed by offsetMBB
11695   unsigned OverflowDestReg = 0;  // Argument address computed by overflowMBB
11696   unsigned OffsetReg = 0;
11697
11698   if (!UseGPOffset && !UseFPOffset) {
11699     // If we only pull from the overflow region, we don't create a branch.
11700     // We don't need to alter control flow.
11701     OffsetDestReg = 0; // unused
11702     OverflowDestReg = DestReg;
11703
11704     offsetMBB = NULL;
11705     overflowMBB = thisMBB;
11706     endMBB = thisMBB;
11707   } else {
11708     // First emit code to check if gp_offset (or fp_offset) is below the bound.
11709     // If so, pull the argument from reg_save_area. (branch to offsetMBB)
11710     // If not, pull from overflow_area. (branch to overflowMBB)
11711     //
11712     //       thisMBB
11713     //         |     .
11714     //         |        .
11715     //     offsetMBB   overflowMBB
11716     //         |        .
11717     //         |     .
11718     //        endMBB
11719
11720     // Registers for the PHI in endMBB
11721     OffsetDestReg = MRI.createVirtualRegister(AddrRegClass);
11722     OverflowDestReg = MRI.createVirtualRegister(AddrRegClass);
11723
11724     const BasicBlock *LLVM_BB = MBB->getBasicBlock();
11725     MachineFunction *MF = MBB->getParent();
11726     overflowMBB = MF->CreateMachineBasicBlock(LLVM_BB);
11727     offsetMBB = MF->CreateMachineBasicBlock(LLVM_BB);
11728     endMBB = MF->CreateMachineBasicBlock(LLVM_BB);
11729
11730     MachineFunction::iterator MBBIter = MBB;
11731     ++MBBIter;
11732
11733     // Insert the new basic blocks
11734     MF->insert(MBBIter, offsetMBB);
11735     MF->insert(MBBIter, overflowMBB);
11736     MF->insert(MBBIter, endMBB);
11737
11738     // Transfer the remainder of MBB and its successor edges to endMBB.
11739     endMBB->splice(endMBB->begin(), thisMBB,
11740                     llvm::next(MachineBasicBlock::iterator(MI)),
11741                     thisMBB->end());
11742     endMBB->transferSuccessorsAndUpdatePHIs(thisMBB);
11743
11744     // Make offsetMBB and overflowMBB successors of thisMBB
11745     thisMBB->addSuccessor(offsetMBB);
11746     thisMBB->addSuccessor(overflowMBB);
11747
11748     // endMBB is a successor of both offsetMBB and overflowMBB
11749     offsetMBB->addSuccessor(endMBB);
11750     overflowMBB->addSuccessor(endMBB);
11751
11752     // Load the offset value into a register
11753     OffsetReg = MRI.createVirtualRegister(OffsetRegClass);
11754     BuildMI(thisMBB, DL, TII->get(X86::MOV32rm), OffsetReg)
11755       .addOperand(Base)
11756       .addOperand(Scale)
11757       .addOperand(Index)
11758       .addDisp(Disp, UseFPOffset ? 4 : 0)
11759       .addOperand(Segment)
11760       .setMemRefs(MMOBegin, MMOEnd);
11761
11762     // Check if there is enough room left to pull this argument.
11763     BuildMI(thisMBB, DL, TII->get(X86::CMP32ri))
11764       .addReg(OffsetReg)
11765       .addImm(MaxOffset + 8 - ArgSizeA8);
11766
11767     // Branch to "overflowMBB" if offset >= max
11768     // Fall through to "offsetMBB" otherwise
11769     BuildMI(thisMBB, DL, TII->get(X86::GetCondBranchFromCond(X86::COND_AE)))
11770       .addMBB(overflowMBB);
11771   }
11772
11773   // In offsetMBB, emit code to use the reg_save_area.
11774   if (offsetMBB) {
11775     assert(OffsetReg != 0);
11776
11777     // Read the reg_save_area address.
11778     unsigned RegSaveReg = MRI.createVirtualRegister(AddrRegClass);
11779     BuildMI(offsetMBB, DL, TII->get(X86::MOV64rm), RegSaveReg)
11780       .addOperand(Base)
11781       .addOperand(Scale)
11782       .addOperand(Index)
11783       .addDisp(Disp, 16)
11784       .addOperand(Segment)
11785       .setMemRefs(MMOBegin, MMOEnd);
11786
11787     // Zero-extend the offset
11788     unsigned OffsetReg64 = MRI.createVirtualRegister(AddrRegClass);
11789       BuildMI(offsetMBB, DL, TII->get(X86::SUBREG_TO_REG), OffsetReg64)
11790         .addImm(0)
11791         .addReg(OffsetReg)
11792         .addImm(X86::sub_32bit);
11793
11794     // Add the offset to the reg_save_area to get the final address.
11795     BuildMI(offsetMBB, DL, TII->get(X86::ADD64rr), OffsetDestReg)
11796       .addReg(OffsetReg64)
11797       .addReg(RegSaveReg);
11798
11799     // Compute the offset for the next argument
11800     unsigned NextOffsetReg = MRI.createVirtualRegister(OffsetRegClass);
11801     BuildMI(offsetMBB, DL, TII->get(X86::ADD32ri), NextOffsetReg)
11802       .addReg(OffsetReg)
11803       .addImm(UseFPOffset ? 16 : 8);
11804
11805     // Store it back into the va_list.
11806     BuildMI(offsetMBB, DL, TII->get(X86::MOV32mr))
11807       .addOperand(Base)
11808       .addOperand(Scale)
11809       .addOperand(Index)
11810       .addDisp(Disp, UseFPOffset ? 4 : 0)
11811       .addOperand(Segment)
11812       .addReg(NextOffsetReg)
11813       .setMemRefs(MMOBegin, MMOEnd);
11814
11815     // Jump to endMBB
11816     BuildMI(offsetMBB, DL, TII->get(X86::JMP_4))
11817       .addMBB(endMBB);
11818   }
11819
11820   //
11821   // Emit code to use overflow area
11822   //
11823
11824   // Load the overflow_area address into a register.
11825   unsigned OverflowAddrReg = MRI.createVirtualRegister(AddrRegClass);
11826   BuildMI(overflowMBB, DL, TII->get(X86::MOV64rm), OverflowAddrReg)
11827     .addOperand(Base)
11828     .addOperand(Scale)
11829     .addOperand(Index)
11830     .addDisp(Disp, 8)
11831     .addOperand(Segment)
11832     .setMemRefs(MMOBegin, MMOEnd);
11833
11834   // If we need to align it, do so. Otherwise, just copy the address
11835   // to OverflowDestReg.
11836   if (NeedsAlign) {
11837     // Align the overflow address
11838     assert((Align & (Align-1)) == 0 && "Alignment must be a power of 2");
11839     unsigned TmpReg = MRI.createVirtualRegister(AddrRegClass);
11840
11841     // aligned_addr = (addr + (align-1)) & ~(align-1)
11842     BuildMI(overflowMBB, DL, TII->get(X86::ADD64ri32), TmpReg)
11843       .addReg(OverflowAddrReg)
11844       .addImm(Align-1);
11845
11846     BuildMI(overflowMBB, DL, TII->get(X86::AND64ri32), OverflowDestReg)
11847       .addReg(TmpReg)
11848       .addImm(~(uint64_t)(Align-1));
11849   } else {
11850     BuildMI(overflowMBB, DL, TII->get(TargetOpcode::COPY), OverflowDestReg)
11851       .addReg(OverflowAddrReg);
11852   }
11853
11854   // Compute the next overflow address after this argument.
11855   // (the overflow address should be kept 8-byte aligned)
11856   unsigned NextAddrReg = MRI.createVirtualRegister(AddrRegClass);
11857   BuildMI(overflowMBB, DL, TII->get(X86::ADD64ri32), NextAddrReg)
11858     .addReg(OverflowDestReg)
11859     .addImm(ArgSizeA8);
11860
11861   // Store the new overflow address.
11862   BuildMI(overflowMBB, DL, TII->get(X86::MOV64mr))
11863     .addOperand(Base)
11864     .addOperand(Scale)
11865     .addOperand(Index)
11866     .addDisp(Disp, 8)
11867     .addOperand(Segment)
11868     .addReg(NextAddrReg)
11869     .setMemRefs(MMOBegin, MMOEnd);
11870
11871   // If we branched, emit the PHI to the front of endMBB.
11872   if (offsetMBB) {
11873     BuildMI(*endMBB, endMBB->begin(), DL,
11874             TII->get(X86::PHI), DestReg)
11875       .addReg(OffsetDestReg).addMBB(offsetMBB)
11876       .addReg(OverflowDestReg).addMBB(overflowMBB);
11877   }
11878
11879   // Erase the pseudo instruction
11880   MI->eraseFromParent();
11881
11882   return endMBB;
11883 }
11884
11885 MachineBasicBlock *
11886 X86TargetLowering::EmitVAStartSaveXMMRegsWithCustomInserter(
11887                                                  MachineInstr *MI,
11888                                                  MachineBasicBlock *MBB) const {
11889   // Emit code to save XMM registers to the stack. The ABI says that the
11890   // number of registers to save is given in %al, so it's theoretically
11891   // possible to do an indirect jump trick to avoid saving all of them,
11892   // however this code takes a simpler approach and just executes all
11893   // of the stores if %al is non-zero. It's less code, and it's probably
11894   // easier on the hardware branch predictor, and stores aren't all that
11895   // expensive anyway.
11896
11897   // Create the new basic blocks. One block contains all the XMM stores,
11898   // and one block is the final destination regardless of whether any
11899   // stores were performed.
11900   const BasicBlock *LLVM_BB = MBB->getBasicBlock();
11901   MachineFunction *F = MBB->getParent();
11902   MachineFunction::iterator MBBIter = MBB;
11903   ++MBBIter;
11904   MachineBasicBlock *XMMSaveMBB = F->CreateMachineBasicBlock(LLVM_BB);
11905   MachineBasicBlock *EndMBB = F->CreateMachineBasicBlock(LLVM_BB);
11906   F->insert(MBBIter, XMMSaveMBB);
11907   F->insert(MBBIter, EndMBB);
11908
11909   // Transfer the remainder of MBB and its successor edges to EndMBB.
11910   EndMBB->splice(EndMBB->begin(), MBB,
11911                  llvm::next(MachineBasicBlock::iterator(MI)),
11912                  MBB->end());
11913   EndMBB->transferSuccessorsAndUpdatePHIs(MBB);
11914
11915   // The original block will now fall through to the XMM save block.
11916   MBB->addSuccessor(XMMSaveMBB);
11917   // The XMMSaveMBB will fall through to the end block.
11918   XMMSaveMBB->addSuccessor(EndMBB);
11919
11920   // Now add the instructions.
11921   const TargetInstrInfo *TII = getTargetMachine().getInstrInfo();
11922   DebugLoc DL = MI->getDebugLoc();
11923
11924   unsigned CountReg = MI->getOperand(0).getReg();
11925   int64_t RegSaveFrameIndex = MI->getOperand(1).getImm();
11926   int64_t VarArgsFPOffset = MI->getOperand(2).getImm();
11927
11928   if (!Subtarget->isTargetWin64()) {
11929     // If %al is 0, branch around the XMM save block.
11930     BuildMI(MBB, DL, TII->get(X86::TEST8rr)).addReg(CountReg).addReg(CountReg);
11931     BuildMI(MBB, DL, TII->get(X86::JE_4)).addMBB(EndMBB);
11932     MBB->addSuccessor(EndMBB);
11933   }
11934
11935   unsigned MOVOpc = Subtarget->hasAVX() ? X86::VMOVAPSmr : X86::MOVAPSmr;
11936   // In the XMM save block, save all the XMM argument registers.
11937   for (int i = 3, e = MI->getNumOperands(); i != e; ++i) {
11938     int64_t Offset = (i - 3) * 16 + VarArgsFPOffset;
11939     MachineMemOperand *MMO =
11940       F->getMachineMemOperand(
11941           MachinePointerInfo::getFixedStack(RegSaveFrameIndex, Offset),
11942         MachineMemOperand::MOStore,
11943         /*Size=*/16, /*Align=*/16);
11944     BuildMI(XMMSaveMBB, DL, TII->get(MOVOpc))
11945       .addFrameIndex(RegSaveFrameIndex)
11946       .addImm(/*Scale=*/1)
11947       .addReg(/*IndexReg=*/0)
11948       .addImm(/*Disp=*/Offset)
11949       .addReg(/*Segment=*/0)
11950       .addReg(MI->getOperand(i).getReg())
11951       .addMemOperand(MMO);
11952   }
11953
11954   MI->eraseFromParent();   // The pseudo instruction is gone now.
11955
11956   return EndMBB;
11957 }
11958
11959 MachineBasicBlock *
11960 X86TargetLowering::EmitLoweredSelect(MachineInstr *MI,
11961                                      MachineBasicBlock *BB) const {
11962   const TargetInstrInfo *TII = getTargetMachine().getInstrInfo();
11963   DebugLoc DL = MI->getDebugLoc();
11964
11965   // To "insert" a SELECT_CC instruction, we actually have to insert the
11966   // diamond control-flow pattern.  The incoming instruction knows the
11967   // destination vreg to set, the condition code register to branch on, the
11968   // true/false values to select between, and a branch opcode to use.
11969   const BasicBlock *LLVM_BB = BB->getBasicBlock();
11970   MachineFunction::iterator It = BB;
11971   ++It;
11972
11973   //  thisMBB:
11974   //  ...
11975   //   TrueVal = ...
11976   //   cmpTY ccX, r1, r2
11977   //   bCC copy1MBB
11978   //   fallthrough --> copy0MBB
11979   MachineBasicBlock *thisMBB = BB;
11980   MachineFunction *F = BB->getParent();
11981   MachineBasicBlock *copy0MBB = F->CreateMachineBasicBlock(LLVM_BB);
11982   MachineBasicBlock *sinkMBB = F->CreateMachineBasicBlock(LLVM_BB);
11983   F->insert(It, copy0MBB);
11984   F->insert(It, sinkMBB);
11985
11986   // If the EFLAGS register isn't dead in the terminator, then claim that it's
11987   // live into the sink and copy blocks.
11988   if (!MI->killsRegister(X86::EFLAGS)) {
11989     copy0MBB->addLiveIn(X86::EFLAGS);
11990     sinkMBB->addLiveIn(X86::EFLAGS);
11991   }
11992
11993   // Transfer the remainder of BB and its successor edges to sinkMBB.
11994   sinkMBB->splice(sinkMBB->begin(), BB,
11995                   llvm::next(MachineBasicBlock::iterator(MI)),
11996                   BB->end());
11997   sinkMBB->transferSuccessorsAndUpdatePHIs(BB);
11998
11999   // Add the true and fallthrough blocks as its successors.
12000   BB->addSuccessor(copy0MBB);
12001   BB->addSuccessor(sinkMBB);
12002
12003   // Create the conditional branch instruction.
12004   unsigned Opc =
12005     X86::GetCondBranchFromCond((X86::CondCode)MI->getOperand(3).getImm());
12006   BuildMI(BB, DL, TII->get(Opc)).addMBB(sinkMBB);
12007
12008   //  copy0MBB:
12009   //   %FalseValue = ...
12010   //   # fallthrough to sinkMBB
12011   copy0MBB->addSuccessor(sinkMBB);
12012
12013   //  sinkMBB:
12014   //   %Result = phi [ %FalseValue, copy0MBB ], [ %TrueValue, thisMBB ]
12015   //  ...
12016   BuildMI(*sinkMBB, sinkMBB->begin(), DL,
12017           TII->get(X86::PHI), MI->getOperand(0).getReg())
12018     .addReg(MI->getOperand(1).getReg()).addMBB(copy0MBB)
12019     .addReg(MI->getOperand(2).getReg()).addMBB(thisMBB);
12020
12021   MI->eraseFromParent();   // The pseudo instruction is gone now.
12022   return sinkMBB;
12023 }
12024
12025 MachineBasicBlock *
12026 X86TargetLowering::EmitLoweredSegAlloca(MachineInstr *MI, MachineBasicBlock *BB,
12027                                         bool Is64Bit) const {
12028   const TargetInstrInfo *TII = getTargetMachine().getInstrInfo();
12029   DebugLoc DL = MI->getDebugLoc();
12030   MachineFunction *MF = BB->getParent();
12031   const BasicBlock *LLVM_BB = BB->getBasicBlock();
12032
12033   assert(getTargetMachine().Options.EnableSegmentedStacks);
12034
12035   unsigned TlsReg = Is64Bit ? X86::FS : X86::GS;
12036   unsigned TlsOffset = Is64Bit ? 0x70 : 0x30;
12037
12038   // BB:
12039   //  ... [Till the alloca]
12040   // If stacklet is not large enough, jump to mallocMBB
12041   //
12042   // bumpMBB:
12043   //  Allocate by subtracting from RSP
12044   //  Jump to continueMBB
12045   //
12046   // mallocMBB:
12047   //  Allocate by call to runtime
12048   //
12049   // continueMBB:
12050   //  ...
12051   //  [rest of original BB]
12052   //
12053
12054   MachineBasicBlock *mallocMBB = MF->CreateMachineBasicBlock(LLVM_BB);
12055   MachineBasicBlock *bumpMBB = MF->CreateMachineBasicBlock(LLVM_BB);
12056   MachineBasicBlock *continueMBB = MF->CreateMachineBasicBlock(LLVM_BB);
12057
12058   MachineRegisterInfo &MRI = MF->getRegInfo();
12059   const TargetRegisterClass *AddrRegClass =
12060     getRegClassFor(Is64Bit ? MVT::i64:MVT::i32);
12061
12062   unsigned mallocPtrVReg = MRI.createVirtualRegister(AddrRegClass),
12063     bumpSPPtrVReg = MRI.createVirtualRegister(AddrRegClass),
12064     tmpSPVReg = MRI.createVirtualRegister(AddrRegClass),
12065     SPLimitVReg = MRI.createVirtualRegister(AddrRegClass),
12066     sizeVReg = MI->getOperand(1).getReg(),
12067     physSPReg = Is64Bit ? X86::RSP : X86::ESP;
12068
12069   MachineFunction::iterator MBBIter = BB;
12070   ++MBBIter;
12071
12072   MF->insert(MBBIter, bumpMBB);
12073   MF->insert(MBBIter, mallocMBB);
12074   MF->insert(MBBIter, continueMBB);
12075
12076   continueMBB->splice(continueMBB->begin(), BB, llvm::next
12077                       (MachineBasicBlock::iterator(MI)), BB->end());
12078   continueMBB->transferSuccessorsAndUpdatePHIs(BB);
12079
12080   // Add code to the main basic block to check if the stack limit has been hit,
12081   // and if so, jump to mallocMBB otherwise to bumpMBB.
12082   BuildMI(BB, DL, TII->get(TargetOpcode::COPY), tmpSPVReg).addReg(physSPReg);
12083   BuildMI(BB, DL, TII->get(Is64Bit ? X86::SUB64rr:X86::SUB32rr), SPLimitVReg)
12084     .addReg(tmpSPVReg).addReg(sizeVReg);
12085   BuildMI(BB, DL, TII->get(Is64Bit ? X86::CMP64mr:X86::CMP32mr))
12086     .addReg(0).addImm(1).addReg(0).addImm(TlsOffset).addReg(TlsReg)
12087     .addReg(SPLimitVReg);
12088   BuildMI(BB, DL, TII->get(X86::JG_4)).addMBB(mallocMBB);
12089
12090   // bumpMBB simply decreases the stack pointer, since we know the current
12091   // stacklet has enough space.
12092   BuildMI(bumpMBB, DL, TII->get(TargetOpcode::COPY), physSPReg)
12093     .addReg(SPLimitVReg);
12094   BuildMI(bumpMBB, DL, TII->get(TargetOpcode::COPY), bumpSPPtrVReg)
12095     .addReg(SPLimitVReg);
12096   BuildMI(bumpMBB, DL, TII->get(X86::JMP_4)).addMBB(continueMBB);
12097
12098   // Calls into a routine in libgcc to allocate more space from the heap.
12099   if (Is64Bit) {
12100     BuildMI(mallocMBB, DL, TII->get(X86::MOV64rr), X86::RDI)
12101       .addReg(sizeVReg);
12102     BuildMI(mallocMBB, DL, TII->get(X86::CALL64pcrel32))
12103     .addExternalSymbol("__morestack_allocate_stack_space").addReg(X86::RDI);
12104   } else {
12105     BuildMI(mallocMBB, DL, TII->get(X86::SUB32ri), physSPReg).addReg(physSPReg)
12106       .addImm(12);
12107     BuildMI(mallocMBB, DL, TII->get(X86::PUSH32r)).addReg(sizeVReg);
12108     BuildMI(mallocMBB, DL, TII->get(X86::CALLpcrel32))
12109       .addExternalSymbol("__morestack_allocate_stack_space");
12110   }
12111
12112   if (!Is64Bit)
12113     BuildMI(mallocMBB, DL, TII->get(X86::ADD32ri), physSPReg).addReg(physSPReg)
12114       .addImm(16);
12115
12116   BuildMI(mallocMBB, DL, TII->get(TargetOpcode::COPY), mallocPtrVReg)
12117     .addReg(Is64Bit ? X86::RAX : X86::EAX);
12118   BuildMI(mallocMBB, DL, TII->get(X86::JMP_4)).addMBB(continueMBB);
12119
12120   // Set up the CFG correctly.
12121   BB->addSuccessor(bumpMBB);
12122   BB->addSuccessor(mallocMBB);
12123   mallocMBB->addSuccessor(continueMBB);
12124   bumpMBB->addSuccessor(continueMBB);
12125
12126   // Take care of the PHI nodes.
12127   BuildMI(*continueMBB, continueMBB->begin(), DL, TII->get(X86::PHI),
12128           MI->getOperand(0).getReg())
12129     .addReg(mallocPtrVReg).addMBB(mallocMBB)
12130     .addReg(bumpSPPtrVReg).addMBB(bumpMBB);
12131
12132   // Delete the original pseudo instruction.
12133   MI->eraseFromParent();
12134
12135   // And we're done.
12136   return continueMBB;
12137 }
12138
12139 MachineBasicBlock *
12140 X86TargetLowering::EmitLoweredWinAlloca(MachineInstr *MI,
12141                                           MachineBasicBlock *BB) const {
12142   const TargetInstrInfo *TII = getTargetMachine().getInstrInfo();
12143   DebugLoc DL = MI->getDebugLoc();
12144
12145   assert(!Subtarget->isTargetEnvMacho());
12146
12147   // The lowering is pretty easy: we're just emitting the call to _alloca.  The
12148   // non-trivial part is impdef of ESP.
12149
12150   if (Subtarget->isTargetWin64()) {
12151     if (Subtarget->isTargetCygMing()) {
12152       // ___chkstk(Mingw64):
12153       // Clobbers R10, R11, RAX and EFLAGS.
12154       // Updates RSP.
12155       BuildMI(*BB, MI, DL, TII->get(X86::W64ALLOCA))
12156         .addExternalSymbol("___chkstk")
12157         .addReg(X86::RAX, RegState::Implicit)
12158         .addReg(X86::RSP, RegState::Implicit)
12159         .addReg(X86::RAX, RegState::Define | RegState::Implicit)
12160         .addReg(X86::RSP, RegState::Define | RegState::Implicit)
12161         .addReg(X86::EFLAGS, RegState::Define | RegState::Implicit);
12162     } else {
12163       // __chkstk(MSVCRT): does not update stack pointer.
12164       // Clobbers R10, R11 and EFLAGS.
12165       // FIXME: RAX(allocated size) might be reused and not killed.
12166       BuildMI(*BB, MI, DL, TII->get(X86::W64ALLOCA))
12167         .addExternalSymbol("__chkstk")
12168         .addReg(X86::RAX, RegState::Implicit)
12169         .addReg(X86::EFLAGS, RegState::Define | RegState::Implicit);
12170       // RAX has the offset to subtracted from RSP.
12171       BuildMI(*BB, MI, DL, TII->get(X86::SUB64rr), X86::RSP)
12172         .addReg(X86::RSP)
12173         .addReg(X86::RAX);
12174     }
12175   } else {
12176     const char *StackProbeSymbol =
12177       Subtarget->isTargetWindows() ? "_chkstk" : "_alloca";
12178
12179     BuildMI(*BB, MI, DL, TII->get(X86::CALLpcrel32))
12180       .addExternalSymbol(StackProbeSymbol)
12181       .addReg(X86::EAX, RegState::Implicit)
12182       .addReg(X86::ESP, RegState::Implicit)
12183       .addReg(X86::EAX, RegState::Define | RegState::Implicit)
12184       .addReg(X86::ESP, RegState::Define | RegState::Implicit)
12185       .addReg(X86::EFLAGS, RegState::Define | RegState::Implicit);
12186   }
12187
12188   MI->eraseFromParent();   // The pseudo instruction is gone now.
12189   return BB;
12190 }
12191
12192 MachineBasicBlock *
12193 X86TargetLowering::EmitLoweredTLSCall(MachineInstr *MI,
12194                                       MachineBasicBlock *BB) const {
12195   // This is pretty easy.  We're taking the value that we received from
12196   // our load from the relocation, sticking it in either RDI (x86-64)
12197   // or EAX and doing an indirect call.  The return value will then
12198   // be in the normal return register.
12199   const X86InstrInfo *TII
12200     = static_cast<const X86InstrInfo*>(getTargetMachine().getInstrInfo());
12201   DebugLoc DL = MI->getDebugLoc();
12202   MachineFunction *F = BB->getParent();
12203
12204   assert(Subtarget->isTargetDarwin() && "Darwin only instr emitted?");
12205   assert(MI->getOperand(3).isGlobal() && "This should be a global");
12206
12207   if (Subtarget->is64Bit()) {
12208     MachineInstrBuilder MIB = BuildMI(*BB, MI, DL,
12209                                       TII->get(X86::MOV64rm), X86::RDI)
12210     .addReg(X86::RIP)
12211     .addImm(0).addReg(0)
12212     .addGlobalAddress(MI->getOperand(3).getGlobal(), 0,
12213                       MI->getOperand(3).getTargetFlags())
12214     .addReg(0);
12215     MIB = BuildMI(*BB, MI, DL, TII->get(X86::CALL64m));
12216     addDirectMem(MIB, X86::RDI);
12217   } else if (getTargetMachine().getRelocationModel() != Reloc::PIC_) {
12218     MachineInstrBuilder MIB = BuildMI(*BB, MI, DL,
12219                                       TII->get(X86::MOV32rm), X86::EAX)
12220     .addReg(0)
12221     .addImm(0).addReg(0)
12222     .addGlobalAddress(MI->getOperand(3).getGlobal(), 0,
12223                       MI->getOperand(3).getTargetFlags())
12224     .addReg(0);
12225     MIB = BuildMI(*BB, MI, DL, TII->get(X86::CALL32m));
12226     addDirectMem(MIB, X86::EAX);
12227   } else {
12228     MachineInstrBuilder MIB = BuildMI(*BB, MI, DL,
12229                                       TII->get(X86::MOV32rm), X86::EAX)
12230     .addReg(TII->getGlobalBaseReg(F))
12231     .addImm(0).addReg(0)
12232     .addGlobalAddress(MI->getOperand(3).getGlobal(), 0,
12233                       MI->getOperand(3).getTargetFlags())
12234     .addReg(0);
12235     MIB = BuildMI(*BB, MI, DL, TII->get(X86::CALL32m));
12236     addDirectMem(MIB, X86::EAX);
12237   }
12238
12239   MI->eraseFromParent(); // The pseudo instruction is gone now.
12240   return BB;
12241 }
12242
12243 MachineBasicBlock *
12244 X86TargetLowering::EmitInstrWithCustomInserter(MachineInstr *MI,
12245                                                MachineBasicBlock *BB) const {
12246   switch (MI->getOpcode()) {
12247   default: assert(0 && "Unexpected instr type to insert");
12248   case X86::TAILJMPd64:
12249   case X86::TAILJMPr64:
12250   case X86::TAILJMPm64:
12251     assert(0 && "TAILJMP64 would not be touched here.");
12252   case X86::TCRETURNdi64:
12253   case X86::TCRETURNri64:
12254   case X86::TCRETURNmi64:
12255     // Defs of TCRETURNxx64 has Win64's callee-saved registers, as subset.
12256     // On AMD64, additional defs should be added before register allocation.
12257     if (!Subtarget->isTargetWin64()) {
12258       MI->addRegisterDefined(X86::RSI);
12259       MI->addRegisterDefined(X86::RDI);
12260       MI->addRegisterDefined(X86::XMM6);
12261       MI->addRegisterDefined(X86::XMM7);
12262       MI->addRegisterDefined(X86::XMM8);
12263       MI->addRegisterDefined(X86::XMM9);
12264       MI->addRegisterDefined(X86::XMM10);
12265       MI->addRegisterDefined(X86::XMM11);
12266       MI->addRegisterDefined(X86::XMM12);
12267       MI->addRegisterDefined(X86::XMM13);
12268       MI->addRegisterDefined(X86::XMM14);
12269       MI->addRegisterDefined(X86::XMM15);
12270     }
12271     return BB;
12272   case X86::WIN_ALLOCA:
12273     return EmitLoweredWinAlloca(MI, BB);
12274   case X86::SEG_ALLOCA_32:
12275     return EmitLoweredSegAlloca(MI, BB, false);
12276   case X86::SEG_ALLOCA_64:
12277     return EmitLoweredSegAlloca(MI, BB, true);
12278   case X86::TLSCall_32:
12279   case X86::TLSCall_64:
12280     return EmitLoweredTLSCall(MI, BB);
12281   case X86::CMOV_GR8:
12282   case X86::CMOV_FR32:
12283   case X86::CMOV_FR64:
12284   case X86::CMOV_V4F32:
12285   case X86::CMOV_V2F64:
12286   case X86::CMOV_V2I64:
12287   case X86::CMOV_V8F32:
12288   case X86::CMOV_V4F64:
12289   case X86::CMOV_V4I64:
12290   case X86::CMOV_GR16:
12291   case X86::CMOV_GR32:
12292   case X86::CMOV_RFP32:
12293   case X86::CMOV_RFP64:
12294   case X86::CMOV_RFP80:
12295     return EmitLoweredSelect(MI, BB);
12296
12297   case X86::FP32_TO_INT16_IN_MEM:
12298   case X86::FP32_TO_INT32_IN_MEM:
12299   case X86::FP32_TO_INT64_IN_MEM:
12300   case X86::FP64_TO_INT16_IN_MEM:
12301   case X86::FP64_TO_INT32_IN_MEM:
12302   case X86::FP64_TO_INT64_IN_MEM:
12303   case X86::FP80_TO_INT16_IN_MEM:
12304   case X86::FP80_TO_INT32_IN_MEM:
12305   case X86::FP80_TO_INT64_IN_MEM: {
12306     const TargetInstrInfo *TII = getTargetMachine().getInstrInfo();
12307     DebugLoc DL = MI->getDebugLoc();
12308
12309     // Change the floating point control register to use "round towards zero"
12310     // mode when truncating to an integer value.
12311     MachineFunction *F = BB->getParent();
12312     int CWFrameIdx = F->getFrameInfo()->CreateStackObject(2, 2, false);
12313     addFrameReference(BuildMI(*BB, MI, DL,
12314                               TII->get(X86::FNSTCW16m)), CWFrameIdx);
12315
12316     // Load the old value of the high byte of the control word...
12317     unsigned OldCW =
12318       F->getRegInfo().createVirtualRegister(X86::GR16RegisterClass);
12319     addFrameReference(BuildMI(*BB, MI, DL, TII->get(X86::MOV16rm), OldCW),
12320                       CWFrameIdx);
12321
12322     // Set the high part to be round to zero...
12323     addFrameReference(BuildMI(*BB, MI, DL, TII->get(X86::MOV16mi)), CWFrameIdx)
12324       .addImm(0xC7F);
12325
12326     // Reload the modified control word now...
12327     addFrameReference(BuildMI(*BB, MI, DL,
12328                               TII->get(X86::FLDCW16m)), CWFrameIdx);
12329
12330     // Restore the memory image of control word to original value
12331     addFrameReference(BuildMI(*BB, MI, DL, TII->get(X86::MOV16mr)), CWFrameIdx)
12332       .addReg(OldCW);
12333
12334     // Get the X86 opcode to use.
12335     unsigned Opc;
12336     switch (MI->getOpcode()) {
12337     default: llvm_unreachable("illegal opcode!");
12338     case X86::FP32_TO_INT16_IN_MEM: Opc = X86::IST_Fp16m32; break;
12339     case X86::FP32_TO_INT32_IN_MEM: Opc = X86::IST_Fp32m32; break;
12340     case X86::FP32_TO_INT64_IN_MEM: Opc = X86::IST_Fp64m32; break;
12341     case X86::FP64_TO_INT16_IN_MEM: Opc = X86::IST_Fp16m64; break;
12342     case X86::FP64_TO_INT32_IN_MEM: Opc = X86::IST_Fp32m64; break;
12343     case X86::FP64_TO_INT64_IN_MEM: Opc = X86::IST_Fp64m64; break;
12344     case X86::FP80_TO_INT16_IN_MEM: Opc = X86::IST_Fp16m80; break;
12345     case X86::FP80_TO_INT32_IN_MEM: Opc = X86::IST_Fp32m80; break;
12346     case X86::FP80_TO_INT64_IN_MEM: Opc = X86::IST_Fp64m80; break;
12347     }
12348
12349     X86AddressMode AM;
12350     MachineOperand &Op = MI->getOperand(0);
12351     if (Op.isReg()) {
12352       AM.BaseType = X86AddressMode::RegBase;
12353       AM.Base.Reg = Op.getReg();
12354     } else {
12355       AM.BaseType = X86AddressMode::FrameIndexBase;
12356       AM.Base.FrameIndex = Op.getIndex();
12357     }
12358     Op = MI->getOperand(1);
12359     if (Op.isImm())
12360       AM.Scale = Op.getImm();
12361     Op = MI->getOperand(2);
12362     if (Op.isImm())
12363       AM.IndexReg = Op.getImm();
12364     Op = MI->getOperand(3);
12365     if (Op.isGlobal()) {
12366       AM.GV = Op.getGlobal();
12367     } else {
12368       AM.Disp = Op.getImm();
12369     }
12370     addFullAddress(BuildMI(*BB, MI, DL, TII->get(Opc)), AM)
12371                       .addReg(MI->getOperand(X86::AddrNumOperands).getReg());
12372
12373     // Reload the original control word now.
12374     addFrameReference(BuildMI(*BB, MI, DL,
12375                               TII->get(X86::FLDCW16m)), CWFrameIdx);
12376
12377     MI->eraseFromParent();   // The pseudo instruction is gone now.
12378     return BB;
12379   }
12380     // String/text processing lowering.
12381   case X86::PCMPISTRM128REG:
12382   case X86::VPCMPISTRM128REG:
12383     return EmitPCMP(MI, BB, 3, false /* in-mem */);
12384   case X86::PCMPISTRM128MEM:
12385   case X86::VPCMPISTRM128MEM:
12386     return EmitPCMP(MI, BB, 3, true /* in-mem */);
12387   case X86::PCMPESTRM128REG:
12388   case X86::VPCMPESTRM128REG:
12389     return EmitPCMP(MI, BB, 5, false /* in mem */);
12390   case X86::PCMPESTRM128MEM:
12391   case X86::VPCMPESTRM128MEM:
12392     return EmitPCMP(MI, BB, 5, true /* in mem */);
12393
12394     // Thread synchronization.
12395   case X86::MONITOR:
12396     return EmitMonitor(MI, BB);
12397   case X86::MWAIT:
12398     return EmitMwait(MI, BB);
12399
12400     // Atomic Lowering.
12401   case X86::ATOMAND32:
12402     return EmitAtomicBitwiseWithCustomInserter(MI, BB, X86::AND32rr,
12403                                                X86::AND32ri, X86::MOV32rm,
12404                                                X86::LCMPXCHG32,
12405                                                X86::NOT32r, X86::EAX,
12406                                                X86::GR32RegisterClass);
12407   case X86::ATOMOR32:
12408     return EmitAtomicBitwiseWithCustomInserter(MI, BB, X86::OR32rr,
12409                                                X86::OR32ri, X86::MOV32rm,
12410                                                X86::LCMPXCHG32,
12411                                                X86::NOT32r, X86::EAX,
12412                                                X86::GR32RegisterClass);
12413   case X86::ATOMXOR32:
12414     return EmitAtomicBitwiseWithCustomInserter(MI, BB, X86::XOR32rr,
12415                                                X86::XOR32ri, X86::MOV32rm,
12416                                                X86::LCMPXCHG32,
12417                                                X86::NOT32r, X86::EAX,
12418                                                X86::GR32RegisterClass);
12419   case X86::ATOMNAND32:
12420     return EmitAtomicBitwiseWithCustomInserter(MI, BB, X86::AND32rr,
12421                                                X86::AND32ri, X86::MOV32rm,
12422                                                X86::LCMPXCHG32,
12423                                                X86::NOT32r, X86::EAX,
12424                                                X86::GR32RegisterClass, true);
12425   case X86::ATOMMIN32:
12426     return EmitAtomicMinMaxWithCustomInserter(MI, BB, X86::CMOVL32rr);
12427   case X86::ATOMMAX32:
12428     return EmitAtomicMinMaxWithCustomInserter(MI, BB, X86::CMOVG32rr);
12429   case X86::ATOMUMIN32:
12430     return EmitAtomicMinMaxWithCustomInserter(MI, BB, X86::CMOVB32rr);
12431   case X86::ATOMUMAX32:
12432     return EmitAtomicMinMaxWithCustomInserter(MI, BB, X86::CMOVA32rr);
12433
12434   case X86::ATOMAND16:
12435     return EmitAtomicBitwiseWithCustomInserter(MI, BB, X86::AND16rr,
12436                                                X86::AND16ri, X86::MOV16rm,
12437                                                X86::LCMPXCHG16,
12438                                                X86::NOT16r, X86::AX,
12439                                                X86::GR16RegisterClass);
12440   case X86::ATOMOR16:
12441     return EmitAtomicBitwiseWithCustomInserter(MI, BB, X86::OR16rr,
12442                                                X86::OR16ri, X86::MOV16rm,
12443                                                X86::LCMPXCHG16,
12444                                                X86::NOT16r, X86::AX,
12445                                                X86::GR16RegisterClass);
12446   case X86::ATOMXOR16:
12447     return EmitAtomicBitwiseWithCustomInserter(MI, BB, X86::XOR16rr,
12448                                                X86::XOR16ri, X86::MOV16rm,
12449                                                X86::LCMPXCHG16,
12450                                                X86::NOT16r, X86::AX,
12451                                                X86::GR16RegisterClass);
12452   case X86::ATOMNAND16:
12453     return EmitAtomicBitwiseWithCustomInserter(MI, BB, X86::AND16rr,
12454                                                X86::AND16ri, X86::MOV16rm,
12455                                                X86::LCMPXCHG16,
12456                                                X86::NOT16r, X86::AX,
12457                                                X86::GR16RegisterClass, true);
12458   case X86::ATOMMIN16:
12459     return EmitAtomicMinMaxWithCustomInserter(MI, BB, X86::CMOVL16rr);
12460   case X86::ATOMMAX16:
12461     return EmitAtomicMinMaxWithCustomInserter(MI, BB, X86::CMOVG16rr);
12462   case X86::ATOMUMIN16:
12463     return EmitAtomicMinMaxWithCustomInserter(MI, BB, X86::CMOVB16rr);
12464   case X86::ATOMUMAX16:
12465     return EmitAtomicMinMaxWithCustomInserter(MI, BB, X86::CMOVA16rr);
12466
12467   case X86::ATOMAND8:
12468     return EmitAtomicBitwiseWithCustomInserter(MI, BB, X86::AND8rr,
12469                                                X86::AND8ri, X86::MOV8rm,
12470                                                X86::LCMPXCHG8,
12471                                                X86::NOT8r, X86::AL,
12472                                                X86::GR8RegisterClass);
12473   case X86::ATOMOR8:
12474     return EmitAtomicBitwiseWithCustomInserter(MI, BB, X86::OR8rr,
12475                                                X86::OR8ri, X86::MOV8rm,
12476                                                X86::LCMPXCHG8,
12477                                                X86::NOT8r, X86::AL,
12478                                                X86::GR8RegisterClass);
12479   case X86::ATOMXOR8:
12480     return EmitAtomicBitwiseWithCustomInserter(MI, BB, X86::XOR8rr,
12481                                                X86::XOR8ri, X86::MOV8rm,
12482                                                X86::LCMPXCHG8,
12483                                                X86::NOT8r, X86::AL,
12484                                                X86::GR8RegisterClass);
12485   case X86::ATOMNAND8:
12486     return EmitAtomicBitwiseWithCustomInserter(MI, BB, X86::AND8rr,
12487                                                X86::AND8ri, X86::MOV8rm,
12488                                                X86::LCMPXCHG8,
12489                                                X86::NOT8r, X86::AL,
12490                                                X86::GR8RegisterClass, true);
12491   // FIXME: There are no CMOV8 instructions; MIN/MAX need some other way.
12492   // This group is for 64-bit host.
12493   case X86::ATOMAND64:
12494     return EmitAtomicBitwiseWithCustomInserter(MI, BB, X86::AND64rr,
12495                                                X86::AND64ri32, X86::MOV64rm,
12496                                                X86::LCMPXCHG64,
12497                                                X86::NOT64r, X86::RAX,
12498                                                X86::GR64RegisterClass);
12499   case X86::ATOMOR64:
12500     return EmitAtomicBitwiseWithCustomInserter(MI, BB, X86::OR64rr,
12501                                                X86::OR64ri32, X86::MOV64rm,
12502                                                X86::LCMPXCHG64,
12503                                                X86::NOT64r, X86::RAX,
12504                                                X86::GR64RegisterClass);
12505   case X86::ATOMXOR64:
12506     return EmitAtomicBitwiseWithCustomInserter(MI, BB, X86::XOR64rr,
12507                                                X86::XOR64ri32, X86::MOV64rm,
12508                                                X86::LCMPXCHG64,
12509                                                X86::NOT64r, X86::RAX,
12510                                                X86::GR64RegisterClass);
12511   case X86::ATOMNAND64:
12512     return EmitAtomicBitwiseWithCustomInserter(MI, BB, X86::AND64rr,
12513                                                X86::AND64ri32, X86::MOV64rm,
12514                                                X86::LCMPXCHG64,
12515                                                X86::NOT64r, X86::RAX,
12516                                                X86::GR64RegisterClass, true);
12517   case X86::ATOMMIN64:
12518     return EmitAtomicMinMaxWithCustomInserter(MI, BB, X86::CMOVL64rr);
12519   case X86::ATOMMAX64:
12520     return EmitAtomicMinMaxWithCustomInserter(MI, BB, X86::CMOVG64rr);
12521   case X86::ATOMUMIN64:
12522     return EmitAtomicMinMaxWithCustomInserter(MI, BB, X86::CMOVB64rr);
12523   case X86::ATOMUMAX64:
12524     return EmitAtomicMinMaxWithCustomInserter(MI, BB, X86::CMOVA64rr);
12525
12526   // This group does 64-bit operations on a 32-bit host.
12527   case X86::ATOMAND6432:
12528     return EmitAtomicBit6432WithCustomInserter(MI, BB,
12529                                                X86::AND32rr, X86::AND32rr,
12530                                                X86::AND32ri, X86::AND32ri,
12531                                                false);
12532   case X86::ATOMOR6432:
12533     return EmitAtomicBit6432WithCustomInserter(MI, BB,
12534                                                X86::OR32rr, X86::OR32rr,
12535                                                X86::OR32ri, X86::OR32ri,
12536                                                false);
12537   case X86::ATOMXOR6432:
12538     return EmitAtomicBit6432WithCustomInserter(MI, BB,
12539                                                X86::XOR32rr, X86::XOR32rr,
12540                                                X86::XOR32ri, X86::XOR32ri,
12541                                                false);
12542   case X86::ATOMNAND6432:
12543     return EmitAtomicBit6432WithCustomInserter(MI, BB,
12544                                                X86::AND32rr, X86::AND32rr,
12545                                                X86::AND32ri, X86::AND32ri,
12546                                                true);
12547   case X86::ATOMADD6432:
12548     return EmitAtomicBit6432WithCustomInserter(MI, BB,
12549                                                X86::ADD32rr, X86::ADC32rr,
12550                                                X86::ADD32ri, X86::ADC32ri,
12551                                                false);
12552   case X86::ATOMSUB6432:
12553     return EmitAtomicBit6432WithCustomInserter(MI, BB,
12554                                                X86::SUB32rr, X86::SBB32rr,
12555                                                X86::SUB32ri, X86::SBB32ri,
12556                                                false);
12557   case X86::ATOMSWAP6432:
12558     return EmitAtomicBit6432WithCustomInserter(MI, BB,
12559                                                X86::MOV32rr, X86::MOV32rr,
12560                                                X86::MOV32ri, X86::MOV32ri,
12561                                                false);
12562   case X86::VASTART_SAVE_XMM_REGS:
12563     return EmitVAStartSaveXMMRegsWithCustomInserter(MI, BB);
12564
12565   case X86::VAARG_64:
12566     return EmitVAARG64WithCustomInserter(MI, BB);
12567   }
12568 }
12569
12570 //===----------------------------------------------------------------------===//
12571 //                           X86 Optimization Hooks
12572 //===----------------------------------------------------------------------===//
12573
12574 void X86TargetLowering::computeMaskedBitsForTargetNode(const SDValue Op,
12575                                                        const APInt &Mask,
12576                                                        APInt &KnownZero,
12577                                                        APInt &KnownOne,
12578                                                        const SelectionDAG &DAG,
12579                                                        unsigned Depth) const {
12580   unsigned Opc = Op.getOpcode();
12581   assert((Opc >= ISD::BUILTIN_OP_END ||
12582           Opc == ISD::INTRINSIC_WO_CHAIN ||
12583           Opc == ISD::INTRINSIC_W_CHAIN ||
12584           Opc == ISD::INTRINSIC_VOID) &&
12585          "Should use MaskedValueIsZero if you don't know whether Op"
12586          " is a target node!");
12587
12588   KnownZero = KnownOne = APInt(Mask.getBitWidth(), 0);   // Don't know anything.
12589   switch (Opc) {
12590   default: break;
12591   case X86ISD::ADD:
12592   case X86ISD::SUB:
12593   case X86ISD::ADC:
12594   case X86ISD::SBB:
12595   case X86ISD::SMUL:
12596   case X86ISD::UMUL:
12597   case X86ISD::INC:
12598   case X86ISD::DEC:
12599   case X86ISD::OR:
12600   case X86ISD::XOR:
12601   case X86ISD::AND:
12602     // These nodes' second result is a boolean.
12603     if (Op.getResNo() == 0)
12604       break;
12605     // Fallthrough
12606   case X86ISD::SETCC:
12607     KnownZero |= APInt::getHighBitsSet(Mask.getBitWidth(),
12608                                        Mask.getBitWidth() - 1);
12609     break;
12610   case ISD::INTRINSIC_WO_CHAIN: {
12611     unsigned IntId = cast<ConstantSDNode>(Op.getOperand(0))->getZExtValue();
12612     unsigned NumLoBits = 0;
12613     switch (IntId) {
12614     default: break;
12615     case Intrinsic::x86_sse_movmsk_ps:
12616     case Intrinsic::x86_avx_movmsk_ps_256:
12617     case Intrinsic::x86_sse2_movmsk_pd:
12618     case Intrinsic::x86_avx_movmsk_pd_256:
12619     case Intrinsic::x86_mmx_pmovmskb:
12620     case Intrinsic::x86_sse2_pmovmskb_128:
12621     case Intrinsic::x86_avx2_pmovmskb: {
12622       // High bits of movmskp{s|d}, pmovmskb are known zero.
12623       switch (IntId) {
12624         case Intrinsic::x86_sse_movmsk_ps:      NumLoBits = 4; break;
12625         case Intrinsic::x86_avx_movmsk_ps_256:  NumLoBits = 8; break;
12626         case Intrinsic::x86_sse2_movmsk_pd:     NumLoBits = 2; break;
12627         case Intrinsic::x86_avx_movmsk_pd_256:  NumLoBits = 4; break;
12628         case Intrinsic::x86_mmx_pmovmskb:       NumLoBits = 8; break;
12629         case Intrinsic::x86_sse2_pmovmskb_128:  NumLoBits = 16; break;
12630         case Intrinsic::x86_avx2_pmovmskb:      NumLoBits = 32; break;
12631       }
12632       KnownZero = APInt::getHighBitsSet(Mask.getBitWidth(),
12633                                         Mask.getBitWidth() - NumLoBits);
12634       break;
12635     }
12636     }
12637     break;
12638   }
12639   }
12640 }
12641
12642 unsigned X86TargetLowering::ComputeNumSignBitsForTargetNode(SDValue Op,
12643                                                          unsigned Depth) const {
12644   // SETCC_CARRY sets the dest to ~0 for true or 0 for false.
12645   if (Op.getOpcode() == X86ISD::SETCC_CARRY)
12646     return Op.getValueType().getScalarType().getSizeInBits();
12647
12648   // Fallback case.
12649   return 1;
12650 }
12651
12652 /// isGAPlusOffset - Returns true (and the GlobalValue and the offset) if the
12653 /// node is a GlobalAddress + offset.
12654 bool X86TargetLowering::isGAPlusOffset(SDNode *N,
12655                                        const GlobalValue* &GA,
12656                                        int64_t &Offset) const {
12657   if (N->getOpcode() == X86ISD::Wrapper) {
12658     if (isa<GlobalAddressSDNode>(N->getOperand(0))) {
12659       GA = cast<GlobalAddressSDNode>(N->getOperand(0))->getGlobal();
12660       Offset = cast<GlobalAddressSDNode>(N->getOperand(0))->getOffset();
12661       return true;
12662     }
12663   }
12664   return TargetLowering::isGAPlusOffset(N, GA, Offset);
12665 }
12666
12667 /// isShuffleHigh128VectorInsertLow - Checks whether the shuffle node is the
12668 /// same as extracting the high 128-bit part of 256-bit vector and then
12669 /// inserting the result into the low part of a new 256-bit vector
12670 static bool isShuffleHigh128VectorInsertLow(ShuffleVectorSDNode *SVOp) {
12671   EVT VT = SVOp->getValueType(0);
12672   int NumElems = VT.getVectorNumElements();
12673
12674   // vector_shuffle <4, 5, 6, 7, u, u, u, u> or <2, 3, u, u>
12675   for (int i = 0, j = NumElems/2; i < NumElems/2; ++i, ++j)
12676     if (!isUndefOrEqual(SVOp->getMaskElt(i), j) ||
12677         SVOp->getMaskElt(j) >= 0)
12678       return false;
12679
12680   return true;
12681 }
12682
12683 /// isShuffleLow128VectorInsertHigh - Checks whether the shuffle node is the
12684 /// same as extracting the low 128-bit part of 256-bit vector and then
12685 /// inserting the result into the high part of a new 256-bit vector
12686 static bool isShuffleLow128VectorInsertHigh(ShuffleVectorSDNode *SVOp) {
12687   EVT VT = SVOp->getValueType(0);
12688   int NumElems = VT.getVectorNumElements();
12689
12690   // vector_shuffle <u, u, u, u, 0, 1, 2, 3> or <u, u, 0, 1>
12691   for (int i = NumElems/2, j = 0; i < NumElems; ++i, ++j)
12692     if (!isUndefOrEqual(SVOp->getMaskElt(i), j) ||
12693         SVOp->getMaskElt(j) >= 0)
12694       return false;
12695
12696   return true;
12697 }
12698
12699 /// PerformShuffleCombine256 - Performs shuffle combines for 256-bit vectors.
12700 static SDValue PerformShuffleCombine256(SDNode *N, SelectionDAG &DAG,
12701                                         TargetLowering::DAGCombinerInfo &DCI,
12702                                         bool HasAVX2) {
12703   DebugLoc dl = N->getDebugLoc();
12704   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(N);
12705   SDValue V1 = SVOp->getOperand(0);
12706   SDValue V2 = SVOp->getOperand(1);
12707   EVT VT = SVOp->getValueType(0);
12708   int NumElems = VT.getVectorNumElements();
12709
12710   if (V1.getOpcode() == ISD::CONCAT_VECTORS &&
12711       V2.getOpcode() == ISD::CONCAT_VECTORS) {
12712     //
12713     //                   0,0,0,...
12714     //                      |
12715     //    V      UNDEF    BUILD_VECTOR    UNDEF
12716     //     \      /           \           /
12717     //  CONCAT_VECTOR         CONCAT_VECTOR
12718     //         \                  /
12719     //          \                /
12720     //          RESULT: V + zero extended
12721     //
12722     if (V2.getOperand(0).getOpcode() != ISD::BUILD_VECTOR ||
12723         V2.getOperand(1).getOpcode() != ISD::UNDEF ||
12724         V1.getOperand(1).getOpcode() != ISD::UNDEF)
12725       return SDValue();
12726
12727     if (!ISD::isBuildVectorAllZeros(V2.getOperand(0).getNode()))
12728       return SDValue();
12729
12730     // To match the shuffle mask, the first half of the mask should
12731     // be exactly the first vector, and all the rest a splat with the
12732     // first element of the second one.
12733     for (int i = 0; i < NumElems/2; ++i)
12734       if (!isUndefOrEqual(SVOp->getMaskElt(i), i) ||
12735           !isUndefOrEqual(SVOp->getMaskElt(i+NumElems/2), NumElems))
12736         return SDValue();
12737
12738     // If V1 is coming from a vector load then just fold to a VZEXT_LOAD.
12739     if (LoadSDNode *Ld = dyn_cast<LoadSDNode>(V1.getOperand(0))) {
12740       SDVTList Tys = DAG.getVTList(MVT::v4i64, MVT::Other);
12741       SDValue Ops[] = { Ld->getChain(), Ld->getBasePtr() };
12742       SDValue ResNode =
12743         DAG.getMemIntrinsicNode(X86ISD::VZEXT_LOAD, dl, Tys, Ops, 2,
12744                                 Ld->getMemoryVT(),
12745                                 Ld->getPointerInfo(),
12746                                 Ld->getAlignment(),
12747                                 false/*isVolatile*/, true/*ReadMem*/,
12748                                 false/*WriteMem*/);
12749       return DAG.getNode(ISD::BITCAST, dl, VT, ResNode);
12750     } 
12751
12752     // Emit a zeroed vector and insert the desired subvector on its
12753     // first half.
12754     SDValue Zeros = getZeroVector(VT, true /* HasSSE2 */, HasAVX2, DAG, dl);
12755     SDValue InsV = Insert128BitVector(Zeros, V1.getOperand(0),
12756                          DAG.getConstant(0, MVT::i32), DAG, dl);
12757     return DCI.CombineTo(N, InsV);
12758   }
12759
12760   //===--------------------------------------------------------------------===//
12761   // Combine some shuffles into subvector extracts and inserts:
12762   //
12763
12764   // vector_shuffle <4, 5, 6, 7, u, u, u, u> or <2, 3, u, u>
12765   if (isShuffleHigh128VectorInsertLow(SVOp)) {
12766     SDValue V = Extract128BitVector(V1, DAG.getConstant(NumElems/2, MVT::i32),
12767                                     DAG, dl);
12768     SDValue InsV = Insert128BitVector(DAG.getNode(ISD::UNDEF, dl, VT),
12769                                       V, DAG.getConstant(0, MVT::i32), DAG, dl);
12770     return DCI.CombineTo(N, InsV);
12771   }
12772
12773   // vector_shuffle <u, u, u, u, 0, 1, 2, 3> or <u, u, 0, 1>
12774   if (isShuffleLow128VectorInsertHigh(SVOp)) {
12775     SDValue V = Extract128BitVector(V1, DAG.getConstant(0, MVT::i32), DAG, dl);
12776     SDValue InsV = Insert128BitVector(DAG.getNode(ISD::UNDEF, dl, VT),
12777                              V, DAG.getConstant(NumElems/2, MVT::i32), DAG, dl);
12778     return DCI.CombineTo(N, InsV);
12779   }
12780
12781   return SDValue();
12782 }
12783
12784 /// PerformShuffleCombine - Performs several different shuffle combines.
12785 static SDValue PerformShuffleCombine(SDNode *N, SelectionDAG &DAG,
12786                                      TargetLowering::DAGCombinerInfo &DCI,
12787                                      const X86Subtarget *Subtarget) {
12788   DebugLoc dl = N->getDebugLoc();
12789   EVT VT = N->getValueType(0);
12790
12791   // Don't create instructions with illegal types after legalize types has run.
12792   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
12793   if (!DCI.isBeforeLegalize() && !TLI.isTypeLegal(VT.getVectorElementType()))
12794     return SDValue();
12795
12796   // Combine 256-bit vector shuffles. This is only profitable when in AVX mode
12797   if (Subtarget->hasAVX() && VT.getSizeInBits() == 256 &&
12798       N->getOpcode() == ISD::VECTOR_SHUFFLE)
12799     return PerformShuffleCombine256(N, DAG, DCI, Subtarget->hasAVX2());
12800
12801   // Only handle 128 wide vector from here on.
12802   if (VT.getSizeInBits() != 128)
12803     return SDValue();
12804
12805   // Combine a vector_shuffle that is equal to build_vector load1, load2, load3,
12806   // load4, <0, 1, 2, 3> into a 128-bit load if the load addresses are
12807   // consecutive, non-overlapping, and in the right order.
12808   SmallVector<SDValue, 16> Elts;
12809   for (unsigned i = 0, e = VT.getVectorNumElements(); i != e; ++i)
12810     Elts.push_back(getShuffleScalarElt(N, i, DAG, 0));
12811
12812   return EltsFromConsecutiveLoads(VT, Elts, dl, DAG);
12813 }
12814
12815 /// PerformEXTRACT_VECTOR_ELTCombine - Detect vector gather/scatter index
12816 /// generation and convert it from being a bunch of shuffles and extracts
12817 /// to a simple store and scalar loads to extract the elements.
12818 static SDValue PerformEXTRACT_VECTOR_ELTCombine(SDNode *N, SelectionDAG &DAG,
12819                                                 const TargetLowering &TLI) {
12820   SDValue InputVector = N->getOperand(0);
12821
12822   // Only operate on vectors of 4 elements, where the alternative shuffling
12823   // gets to be more expensive.
12824   if (InputVector.getValueType() != MVT::v4i32)
12825     return SDValue();
12826
12827   // Check whether every use of InputVector is an EXTRACT_VECTOR_ELT with a
12828   // single use which is a sign-extend or zero-extend, and all elements are
12829   // used.
12830   SmallVector<SDNode *, 4> Uses;
12831   unsigned ExtractedElements = 0;
12832   for (SDNode::use_iterator UI = InputVector.getNode()->use_begin(),
12833        UE = InputVector.getNode()->use_end(); UI != UE; ++UI) {
12834     if (UI.getUse().getResNo() != InputVector.getResNo())
12835       return SDValue();
12836
12837     SDNode *Extract = *UI;
12838     if (Extract->getOpcode() != ISD::EXTRACT_VECTOR_ELT)
12839       return SDValue();
12840
12841     if (Extract->getValueType(0) != MVT::i32)
12842       return SDValue();
12843     if (!Extract->hasOneUse())
12844       return SDValue();
12845     if (Extract->use_begin()->getOpcode() != ISD::SIGN_EXTEND &&
12846         Extract->use_begin()->getOpcode() != ISD::ZERO_EXTEND)
12847       return SDValue();
12848     if (!isa<ConstantSDNode>(Extract->getOperand(1)))
12849       return SDValue();
12850
12851     // Record which element was extracted.
12852     ExtractedElements |=
12853       1 << cast<ConstantSDNode>(Extract->getOperand(1))->getZExtValue();
12854
12855     Uses.push_back(Extract);
12856   }
12857
12858   // If not all the elements were used, this may not be worthwhile.
12859   if (ExtractedElements != 15)
12860     return SDValue();
12861
12862   // Ok, we've now decided to do the transformation.
12863   DebugLoc dl = InputVector.getDebugLoc();
12864
12865   // Store the value to a temporary stack slot.
12866   SDValue StackPtr = DAG.CreateStackTemporary(InputVector.getValueType());
12867   SDValue Ch = DAG.getStore(DAG.getEntryNode(), dl, InputVector, StackPtr,
12868                             MachinePointerInfo(), false, false, 0);
12869
12870   // Replace each use (extract) with a load of the appropriate element.
12871   for (SmallVectorImpl<SDNode *>::iterator UI = Uses.begin(),
12872        UE = Uses.end(); UI != UE; ++UI) {
12873     SDNode *Extract = *UI;
12874
12875     // cOMpute the element's address.
12876     SDValue Idx = Extract->getOperand(1);
12877     unsigned EltSize =
12878         InputVector.getValueType().getVectorElementType().getSizeInBits()/8;
12879     uint64_t Offset = EltSize * cast<ConstantSDNode>(Idx)->getZExtValue();
12880     SDValue OffsetVal = DAG.getConstant(Offset, TLI.getPointerTy());
12881
12882     SDValue ScalarAddr = DAG.getNode(ISD::ADD, dl, TLI.getPointerTy(),
12883                                      StackPtr, OffsetVal);
12884
12885     // Load the scalar.
12886     SDValue LoadScalar = DAG.getLoad(Extract->getValueType(0), dl, Ch,
12887                                      ScalarAddr, MachinePointerInfo(),
12888                                      false, false, false, 0);
12889
12890     // Replace the exact with the load.
12891     DAG.ReplaceAllUsesOfValueWith(SDValue(Extract, 0), LoadScalar);
12892   }
12893
12894   // The replacement was made in place; don't return anything.
12895   return SDValue();
12896 }
12897
12898 /// PerformSELECTCombine - Do target-specific dag combines on SELECT and VSELECT
12899 /// nodes.
12900 static SDValue PerformSELECTCombine(SDNode *N, SelectionDAG &DAG,
12901                                     const X86Subtarget *Subtarget) {
12902   DebugLoc DL = N->getDebugLoc();
12903   SDValue Cond = N->getOperand(0);
12904   // Get the LHS/RHS of the select.
12905   SDValue LHS = N->getOperand(1);
12906   SDValue RHS = N->getOperand(2);
12907   EVT VT = LHS.getValueType();
12908
12909   // If we have SSE[12] support, try to form min/max nodes. SSE min/max
12910   // instructions match the semantics of the common C idiom x<y?x:y but not
12911   // x<=y?x:y, because of how they handle negative zero (which can be
12912   // ignored in unsafe-math mode).
12913   if (Cond.getOpcode() == ISD::SETCC && VT.isFloatingPoint() &&
12914       VT != MVT::f80 && DAG.getTargetLoweringInfo().isTypeLegal(VT) &&
12915       (Subtarget->hasSSE2() ||
12916        (Subtarget->hasSSE1() && VT.getScalarType() == MVT::f32))) {
12917     ISD::CondCode CC = cast<CondCodeSDNode>(Cond.getOperand(2))->get();
12918
12919     unsigned Opcode = 0;
12920     // Check for x CC y ? x : y.
12921     if (DAG.isEqualTo(LHS, Cond.getOperand(0)) &&
12922         DAG.isEqualTo(RHS, Cond.getOperand(1))) {
12923       switch (CC) {
12924       default: break;
12925       case ISD::SETULT:
12926         // Converting this to a min would handle NaNs incorrectly, and swapping
12927         // the operands would cause it to handle comparisons between positive
12928         // and negative zero incorrectly.
12929         if (!DAG.isKnownNeverNaN(LHS) || !DAG.isKnownNeverNaN(RHS)) {
12930           if (!DAG.getTarget().Options.UnsafeFPMath &&
12931               !(DAG.isKnownNeverZero(LHS) || DAG.isKnownNeverZero(RHS)))
12932             break;
12933           std::swap(LHS, RHS);
12934         }
12935         Opcode = X86ISD::FMIN;
12936         break;
12937       case ISD::SETOLE:
12938         // Converting this to a min would handle comparisons between positive
12939         // and negative zero incorrectly.
12940         if (!DAG.getTarget().Options.UnsafeFPMath &&
12941             !DAG.isKnownNeverZero(LHS) && !DAG.isKnownNeverZero(RHS))
12942           break;
12943         Opcode = X86ISD::FMIN;
12944         break;
12945       case ISD::SETULE:
12946         // Converting this to a min would handle both negative zeros and NaNs
12947         // incorrectly, but we can swap the operands to fix both.
12948         std::swap(LHS, RHS);
12949       case ISD::SETOLT:
12950       case ISD::SETLT:
12951       case ISD::SETLE:
12952         Opcode = X86ISD::FMIN;
12953         break;
12954
12955       case ISD::SETOGE:
12956         // Converting this to a max would handle comparisons between positive
12957         // and negative zero incorrectly.
12958         if (!DAG.getTarget().Options.UnsafeFPMath &&
12959             !DAG.isKnownNeverZero(LHS) && !DAG.isKnownNeverZero(RHS))
12960           break;
12961         Opcode = X86ISD::FMAX;
12962         break;
12963       case ISD::SETUGT:
12964         // Converting this to a max would handle NaNs incorrectly, and swapping
12965         // the operands would cause it to handle comparisons between positive
12966         // and negative zero incorrectly.
12967         if (!DAG.isKnownNeverNaN(LHS) || !DAG.isKnownNeverNaN(RHS)) {
12968           if (!DAG.getTarget().Options.UnsafeFPMath &&
12969               !(DAG.isKnownNeverZero(LHS) || DAG.isKnownNeverZero(RHS)))
12970             break;
12971           std::swap(LHS, RHS);
12972         }
12973         Opcode = X86ISD::FMAX;
12974         break;
12975       case ISD::SETUGE:
12976         // Converting this to a max would handle both negative zeros and NaNs
12977         // incorrectly, but we can swap the operands to fix both.
12978         std::swap(LHS, RHS);
12979       case ISD::SETOGT:
12980       case ISD::SETGT:
12981       case ISD::SETGE:
12982         Opcode = X86ISD::FMAX;
12983         break;
12984       }
12985     // Check for x CC y ? y : x -- a min/max with reversed arms.
12986     } else if (DAG.isEqualTo(LHS, Cond.getOperand(1)) &&
12987                DAG.isEqualTo(RHS, Cond.getOperand(0))) {
12988       switch (CC) {
12989       default: break;
12990       case ISD::SETOGE:
12991         // Converting this to a min would handle comparisons between positive
12992         // and negative zero incorrectly, and swapping the operands would
12993         // cause it to handle NaNs incorrectly.
12994         if (!DAG.getTarget().Options.UnsafeFPMath &&
12995             !(DAG.isKnownNeverZero(LHS) || DAG.isKnownNeverZero(RHS))) {
12996           if (!DAG.isKnownNeverNaN(LHS) || !DAG.isKnownNeverNaN(RHS))
12997             break;
12998           std::swap(LHS, RHS);
12999         }
13000         Opcode = X86ISD::FMIN;
13001         break;
13002       case ISD::SETUGT:
13003         // Converting this to a min would handle NaNs incorrectly.
13004         if (!DAG.getTarget().Options.UnsafeFPMath &&
13005             (!DAG.isKnownNeverNaN(LHS) || !DAG.isKnownNeverNaN(RHS)))
13006           break;
13007         Opcode = X86ISD::FMIN;
13008         break;
13009       case ISD::SETUGE:
13010         // Converting this to a min would handle both negative zeros and NaNs
13011         // incorrectly, but we can swap the operands to fix both.
13012         std::swap(LHS, RHS);
13013       case ISD::SETOGT:
13014       case ISD::SETGT:
13015       case ISD::SETGE:
13016         Opcode = X86ISD::FMIN;
13017         break;
13018
13019       case ISD::SETULT:
13020         // Converting this to a max would handle NaNs incorrectly.
13021         if (!DAG.isKnownNeverNaN(LHS) || !DAG.isKnownNeverNaN(RHS))
13022           break;
13023         Opcode = X86ISD::FMAX;
13024         break;
13025       case ISD::SETOLE:
13026         // Converting this to a max would handle comparisons between positive
13027         // and negative zero incorrectly, and swapping the operands would
13028         // cause it to handle NaNs incorrectly.
13029         if (!DAG.getTarget().Options.UnsafeFPMath &&
13030             !DAG.isKnownNeverZero(LHS) && !DAG.isKnownNeverZero(RHS)) {
13031           if (!DAG.isKnownNeverNaN(LHS) || !DAG.isKnownNeverNaN(RHS))
13032             break;
13033           std::swap(LHS, RHS);
13034         }
13035         Opcode = X86ISD::FMAX;
13036         break;
13037       case ISD::SETULE:
13038         // Converting this to a max would handle both negative zeros and NaNs
13039         // incorrectly, but we can swap the operands to fix both.
13040         std::swap(LHS, RHS);
13041       case ISD::SETOLT:
13042       case ISD::SETLT:
13043       case ISD::SETLE:
13044         Opcode = X86ISD::FMAX;
13045         break;
13046       }
13047     }
13048
13049     if (Opcode)
13050       return DAG.getNode(Opcode, DL, N->getValueType(0), LHS, RHS);
13051   }
13052
13053   // If this is a select between two integer constants, try to do some
13054   // optimizations.
13055   if (ConstantSDNode *TrueC = dyn_cast<ConstantSDNode>(LHS)) {
13056     if (ConstantSDNode *FalseC = dyn_cast<ConstantSDNode>(RHS))
13057       // Don't do this for crazy integer types.
13058       if (DAG.getTargetLoweringInfo().isTypeLegal(LHS.getValueType())) {
13059         // If this is efficiently invertible, canonicalize the LHSC/RHSC values
13060         // so that TrueC (the true value) is larger than FalseC.
13061         bool NeedsCondInvert = false;
13062
13063         if (TrueC->getAPIntValue().ult(FalseC->getAPIntValue()) &&
13064             // Efficiently invertible.
13065             (Cond.getOpcode() == ISD::SETCC ||  // setcc -> invertible.
13066              (Cond.getOpcode() == ISD::XOR &&   // xor(X, C) -> invertible.
13067               isa<ConstantSDNode>(Cond.getOperand(1))))) {
13068           NeedsCondInvert = true;
13069           std::swap(TrueC, FalseC);
13070         }
13071
13072         // Optimize C ? 8 : 0 -> zext(C) << 3.  Likewise for any pow2/0.
13073         if (FalseC->getAPIntValue() == 0 &&
13074             TrueC->getAPIntValue().isPowerOf2()) {
13075           if (NeedsCondInvert) // Invert the condition if needed.
13076             Cond = DAG.getNode(ISD::XOR, DL, Cond.getValueType(), Cond,
13077                                DAG.getConstant(1, Cond.getValueType()));
13078
13079           // Zero extend the condition if needed.
13080           Cond = DAG.getNode(ISD::ZERO_EXTEND, DL, LHS.getValueType(), Cond);
13081
13082           unsigned ShAmt = TrueC->getAPIntValue().logBase2();
13083           return DAG.getNode(ISD::SHL, DL, LHS.getValueType(), Cond,
13084                              DAG.getConstant(ShAmt, MVT::i8));
13085         }
13086
13087         // Optimize Cond ? cst+1 : cst -> zext(setcc(C)+cst.
13088         if (FalseC->getAPIntValue()+1 == TrueC->getAPIntValue()) {
13089           if (NeedsCondInvert) // Invert the condition if needed.
13090             Cond = DAG.getNode(ISD::XOR, DL, Cond.getValueType(), Cond,
13091                                DAG.getConstant(1, Cond.getValueType()));
13092
13093           // Zero extend the condition if needed.
13094           Cond = DAG.getNode(ISD::ZERO_EXTEND, DL,
13095                              FalseC->getValueType(0), Cond);
13096           return DAG.getNode(ISD::ADD, DL, Cond.getValueType(), Cond,
13097                              SDValue(FalseC, 0));
13098         }
13099
13100         // Optimize cases that will turn into an LEA instruction.  This requires
13101         // an i32 or i64 and an efficient multiplier (1, 2, 3, 4, 5, 8, 9).
13102         if (N->getValueType(0) == MVT::i32 || N->getValueType(0) == MVT::i64) {
13103           uint64_t Diff = TrueC->getZExtValue()-FalseC->getZExtValue();
13104           if (N->getValueType(0) == MVT::i32) Diff = (unsigned)Diff;
13105
13106           bool isFastMultiplier = false;
13107           if (Diff < 10) {
13108             switch ((unsigned char)Diff) {
13109               default: break;
13110               case 1:  // result = add base, cond
13111               case 2:  // result = lea base(    , cond*2)
13112               case 3:  // result = lea base(cond, cond*2)
13113               case 4:  // result = lea base(    , cond*4)
13114               case 5:  // result = lea base(cond, cond*4)
13115               case 8:  // result = lea base(    , cond*8)
13116               case 9:  // result = lea base(cond, cond*8)
13117                 isFastMultiplier = true;
13118                 break;
13119             }
13120           }
13121
13122           if (isFastMultiplier) {
13123             APInt Diff = TrueC->getAPIntValue()-FalseC->getAPIntValue();
13124             if (NeedsCondInvert) // Invert the condition if needed.
13125               Cond = DAG.getNode(ISD::XOR, DL, Cond.getValueType(), Cond,
13126                                  DAG.getConstant(1, Cond.getValueType()));
13127
13128             // Zero extend the condition if needed.
13129             Cond = DAG.getNode(ISD::ZERO_EXTEND, DL, FalseC->getValueType(0),
13130                                Cond);
13131             // Scale the condition by the difference.
13132             if (Diff != 1)
13133               Cond = DAG.getNode(ISD::MUL, DL, Cond.getValueType(), Cond,
13134                                  DAG.getConstant(Diff, Cond.getValueType()));
13135
13136             // Add the base if non-zero.
13137             if (FalseC->getAPIntValue() != 0)
13138               Cond = DAG.getNode(ISD::ADD, DL, Cond.getValueType(), Cond,
13139                                  SDValue(FalseC, 0));
13140             return Cond;
13141           }
13142         }
13143       }
13144   }
13145
13146   // Canonicalize max and min:
13147   // (x > y) ? x : y -> (x >= y) ? x : y
13148   // (x < y) ? x : y -> (x <= y) ? x : y
13149   // This allows use of COND_S / COND_NS (see TranslateX86CC) which eliminates
13150   // the need for an extra compare
13151   // against zero. e.g.
13152   // (x - y) > 0 : (x - y) ? 0 -> (x - y) >= 0 : (x - y) ? 0
13153   // subl   %esi, %edi
13154   // testl  %edi, %edi
13155   // movl   $0, %eax
13156   // cmovgl %edi, %eax
13157   // =>
13158   // xorl   %eax, %eax
13159   // subl   %esi, $edi
13160   // cmovsl %eax, %edi
13161   if (N->getOpcode() == ISD::SELECT && Cond.getOpcode() == ISD::SETCC &&
13162       DAG.isEqualTo(LHS, Cond.getOperand(0)) &&
13163       DAG.isEqualTo(RHS, Cond.getOperand(1))) {
13164     ISD::CondCode CC = cast<CondCodeSDNode>(Cond.getOperand(2))->get();
13165     switch (CC) {
13166     default: break;
13167     case ISD::SETLT:
13168     case ISD::SETGT: {
13169       ISD::CondCode NewCC = (CC == ISD::SETLT) ? ISD::SETLE : ISD::SETGE;
13170       Cond = DAG.getSetCC(Cond.getDebugLoc(), Cond.getValueType(),
13171                           Cond.getOperand(0), Cond.getOperand(1), NewCC);
13172       return DAG.getNode(ISD::SELECT, DL, VT, Cond, LHS, RHS);
13173     }
13174     }
13175   }
13176
13177   return SDValue();
13178 }
13179
13180 /// Optimize X86ISD::CMOV [LHS, RHS, CONDCODE (e.g. X86::COND_NE), CONDVAL]
13181 static SDValue PerformCMOVCombine(SDNode *N, SelectionDAG &DAG,
13182                                   TargetLowering::DAGCombinerInfo &DCI) {
13183   DebugLoc DL = N->getDebugLoc();
13184
13185   // If the flag operand isn't dead, don't touch this CMOV.
13186   if (N->getNumValues() == 2 && !SDValue(N, 1).use_empty())
13187     return SDValue();
13188
13189   SDValue FalseOp = N->getOperand(0);
13190   SDValue TrueOp = N->getOperand(1);
13191   X86::CondCode CC = (X86::CondCode)N->getConstantOperandVal(2);
13192   SDValue Cond = N->getOperand(3);
13193   if (CC == X86::COND_E || CC == X86::COND_NE) {
13194     switch (Cond.getOpcode()) {
13195     default: break;
13196     case X86ISD::BSR:
13197     case X86ISD::BSF:
13198       // If operand of BSR / BSF are proven never zero, then ZF cannot be set.
13199       if (DAG.isKnownNeverZero(Cond.getOperand(0)))
13200         return (CC == X86::COND_E) ? FalseOp : TrueOp;
13201     }
13202   }
13203
13204   // If this is a select between two integer constants, try to do some
13205   // optimizations.  Note that the operands are ordered the opposite of SELECT
13206   // operands.
13207   if (ConstantSDNode *TrueC = dyn_cast<ConstantSDNode>(TrueOp)) {
13208     if (ConstantSDNode *FalseC = dyn_cast<ConstantSDNode>(FalseOp)) {
13209       // Canonicalize the TrueC/FalseC values so that TrueC (the true value) is
13210       // larger than FalseC (the false value).
13211       if (TrueC->getAPIntValue().ult(FalseC->getAPIntValue())) {
13212         CC = X86::GetOppositeBranchCondition(CC);
13213         std::swap(TrueC, FalseC);
13214       }
13215
13216       // Optimize C ? 8 : 0 -> zext(setcc(C)) << 3.  Likewise for any pow2/0.
13217       // This is efficient for any integer data type (including i8/i16) and
13218       // shift amount.
13219       if (FalseC->getAPIntValue() == 0 && TrueC->getAPIntValue().isPowerOf2()) {
13220         Cond = DAG.getNode(X86ISD::SETCC, DL, MVT::i8,
13221                            DAG.getConstant(CC, MVT::i8), Cond);
13222
13223         // Zero extend the condition if needed.
13224         Cond = DAG.getNode(ISD::ZERO_EXTEND, DL, TrueC->getValueType(0), Cond);
13225
13226         unsigned ShAmt = TrueC->getAPIntValue().logBase2();
13227         Cond = DAG.getNode(ISD::SHL, DL, Cond.getValueType(), Cond,
13228                            DAG.getConstant(ShAmt, MVT::i8));
13229         if (N->getNumValues() == 2)  // Dead flag value?
13230           return DCI.CombineTo(N, Cond, SDValue());
13231         return Cond;
13232       }
13233
13234       // Optimize Cond ? cst+1 : cst -> zext(setcc(C)+cst.  This is efficient
13235       // for any integer data type, including i8/i16.
13236       if (FalseC->getAPIntValue()+1 == TrueC->getAPIntValue()) {
13237         Cond = DAG.getNode(X86ISD::SETCC, DL, MVT::i8,
13238                            DAG.getConstant(CC, MVT::i8), Cond);
13239
13240         // Zero extend the condition if needed.
13241         Cond = DAG.getNode(ISD::ZERO_EXTEND, DL,
13242                            FalseC->getValueType(0), Cond);
13243         Cond = DAG.getNode(ISD::ADD, DL, Cond.getValueType(), Cond,
13244                            SDValue(FalseC, 0));
13245
13246         if (N->getNumValues() == 2)  // Dead flag value?
13247           return DCI.CombineTo(N, Cond, SDValue());
13248         return Cond;
13249       }
13250
13251       // Optimize cases that will turn into an LEA instruction.  This requires
13252       // an i32 or i64 and an efficient multiplier (1, 2, 3, 4, 5, 8, 9).
13253       if (N->getValueType(0) == MVT::i32 || N->getValueType(0) == MVT::i64) {
13254         uint64_t Diff = TrueC->getZExtValue()-FalseC->getZExtValue();
13255         if (N->getValueType(0) == MVT::i32) Diff = (unsigned)Diff;
13256
13257         bool isFastMultiplier = false;
13258         if (Diff < 10) {
13259           switch ((unsigned char)Diff) {
13260           default: break;
13261           case 1:  // result = add base, cond
13262           case 2:  // result = lea base(    , cond*2)
13263           case 3:  // result = lea base(cond, cond*2)
13264           case 4:  // result = lea base(    , cond*4)
13265           case 5:  // result = lea base(cond, cond*4)
13266           case 8:  // result = lea base(    , cond*8)
13267           case 9:  // result = lea base(cond, cond*8)
13268             isFastMultiplier = true;
13269             break;
13270           }
13271         }
13272
13273         if (isFastMultiplier) {
13274           APInt Diff = TrueC->getAPIntValue()-FalseC->getAPIntValue();
13275           Cond = DAG.getNode(X86ISD::SETCC, DL, MVT::i8,
13276                              DAG.getConstant(CC, MVT::i8), Cond);
13277           // Zero extend the condition if needed.
13278           Cond = DAG.getNode(ISD::ZERO_EXTEND, DL, FalseC->getValueType(0),
13279                              Cond);
13280           // Scale the condition by the difference.
13281           if (Diff != 1)
13282             Cond = DAG.getNode(ISD::MUL, DL, Cond.getValueType(), Cond,
13283                                DAG.getConstant(Diff, Cond.getValueType()));
13284
13285           // Add the base if non-zero.
13286           if (FalseC->getAPIntValue() != 0)
13287             Cond = DAG.getNode(ISD::ADD, DL, Cond.getValueType(), Cond,
13288                                SDValue(FalseC, 0));
13289           if (N->getNumValues() == 2)  // Dead flag value?
13290             return DCI.CombineTo(N, Cond, SDValue());
13291           return Cond;
13292         }
13293       }
13294     }
13295   }
13296   return SDValue();
13297 }
13298
13299
13300 /// PerformMulCombine - Optimize a single multiply with constant into two
13301 /// in order to implement it with two cheaper instructions, e.g.
13302 /// LEA + SHL, LEA + LEA.
13303 static SDValue PerformMulCombine(SDNode *N, SelectionDAG &DAG,
13304                                  TargetLowering::DAGCombinerInfo &DCI) {
13305   if (DCI.isBeforeLegalize() || DCI.isCalledByLegalizer())
13306     return SDValue();
13307
13308   EVT VT = N->getValueType(0);
13309   if (VT != MVT::i64)
13310     return SDValue();
13311
13312   ConstantSDNode *C = dyn_cast<ConstantSDNode>(N->getOperand(1));
13313   if (!C)
13314     return SDValue();
13315   uint64_t MulAmt = C->getZExtValue();
13316   if (isPowerOf2_64(MulAmt) || MulAmt == 3 || MulAmt == 5 || MulAmt == 9)
13317     return SDValue();
13318
13319   uint64_t MulAmt1 = 0;
13320   uint64_t MulAmt2 = 0;
13321   if ((MulAmt % 9) == 0) {
13322     MulAmt1 = 9;
13323     MulAmt2 = MulAmt / 9;
13324   } else if ((MulAmt % 5) == 0) {
13325     MulAmt1 = 5;
13326     MulAmt2 = MulAmt / 5;
13327   } else if ((MulAmt % 3) == 0) {
13328     MulAmt1 = 3;
13329     MulAmt2 = MulAmt / 3;
13330   }
13331   if (MulAmt2 &&
13332       (isPowerOf2_64(MulAmt2) || MulAmt2 == 3 || MulAmt2 == 5 || MulAmt2 == 9)){
13333     DebugLoc DL = N->getDebugLoc();
13334
13335     if (isPowerOf2_64(MulAmt2) &&
13336         !(N->hasOneUse() && N->use_begin()->getOpcode() == ISD::ADD))
13337       // If second multiplifer is pow2, issue it first. We want the multiply by
13338       // 3, 5, or 9 to be folded into the addressing mode unless the lone use
13339       // is an add.
13340       std::swap(MulAmt1, MulAmt2);
13341
13342     SDValue NewMul;
13343     if (isPowerOf2_64(MulAmt1))
13344       NewMul = DAG.getNode(ISD::SHL, DL, VT, N->getOperand(0),
13345                            DAG.getConstant(Log2_64(MulAmt1), MVT::i8));
13346     else
13347       NewMul = DAG.getNode(X86ISD::MUL_IMM, DL, VT, N->getOperand(0),
13348                            DAG.getConstant(MulAmt1, VT));
13349
13350     if (isPowerOf2_64(MulAmt2))
13351       NewMul = DAG.getNode(ISD::SHL, DL, VT, NewMul,
13352                            DAG.getConstant(Log2_64(MulAmt2), MVT::i8));
13353     else
13354       NewMul = DAG.getNode(X86ISD::MUL_IMM, DL, VT, NewMul,
13355                            DAG.getConstant(MulAmt2, VT));
13356
13357     // Do not add new nodes to DAG combiner worklist.
13358     DCI.CombineTo(N, NewMul, false);
13359   }
13360   return SDValue();
13361 }
13362
13363 static SDValue PerformSHLCombine(SDNode *N, SelectionDAG &DAG) {
13364   SDValue N0 = N->getOperand(0);
13365   SDValue N1 = N->getOperand(1);
13366   ConstantSDNode *N1C = dyn_cast<ConstantSDNode>(N1);
13367   EVT VT = N0.getValueType();
13368
13369   // fold (shl (and (setcc_c), c1), c2) -> (and setcc_c, (c1 << c2))
13370   // since the result of setcc_c is all zero's or all ones.
13371   if (VT.isInteger() && !VT.isVector() &&
13372       N1C && N0.getOpcode() == ISD::AND &&
13373       N0.getOperand(1).getOpcode() == ISD::Constant) {
13374     SDValue N00 = N0.getOperand(0);
13375     if (N00.getOpcode() == X86ISD::SETCC_CARRY ||
13376         ((N00.getOpcode() == ISD::ANY_EXTEND ||
13377           N00.getOpcode() == ISD::ZERO_EXTEND) &&
13378          N00.getOperand(0).getOpcode() == X86ISD::SETCC_CARRY)) {
13379       APInt Mask = cast<ConstantSDNode>(N0.getOperand(1))->getAPIntValue();
13380       APInt ShAmt = N1C->getAPIntValue();
13381       Mask = Mask.shl(ShAmt);
13382       if (Mask != 0)
13383         return DAG.getNode(ISD::AND, N->getDebugLoc(), VT,
13384                            N00, DAG.getConstant(Mask, VT));
13385     }
13386   }
13387
13388
13389   // Hardware support for vector shifts is sparse which makes us scalarize the
13390   // vector operations in many cases. Also, on sandybridge ADD is faster than
13391   // shl.
13392   // (shl V, 1) -> add V,V
13393   if (isSplatVector(N1.getNode())) {
13394     assert(N0.getValueType().isVector() && "Invalid vector shift type");
13395     ConstantSDNode *N1C = dyn_cast<ConstantSDNode>(N1->getOperand(0));
13396     // We shift all of the values by one. In many cases we do not have
13397     // hardware support for this operation. This is better expressed as an ADD
13398     // of two values.
13399     if (N1C && (1 == N1C->getZExtValue())) {
13400       return DAG.getNode(ISD::ADD, N->getDebugLoc(), VT, N0, N0);
13401     }
13402   }
13403
13404   return SDValue();
13405 }
13406
13407 /// PerformShiftCombine - Transforms vector shift nodes to use vector shifts
13408 ///                       when possible.
13409 static SDValue PerformShiftCombine(SDNode* N, SelectionDAG &DAG,
13410                                    const X86Subtarget *Subtarget) {
13411   EVT VT = N->getValueType(0);
13412   if (N->getOpcode() == ISD::SHL) {
13413     SDValue V = PerformSHLCombine(N, DAG);
13414     if (V.getNode()) return V;
13415   }
13416
13417   // On X86 with SSE2 support, we can transform this to a vector shift if
13418   // all elements are shifted by the same amount.  We can't do this in legalize
13419   // because the a constant vector is typically transformed to a constant pool
13420   // so we have no knowledge of the shift amount.
13421   if (!Subtarget->hasSSE2())
13422     return SDValue();
13423
13424   if (VT != MVT::v2i64 && VT != MVT::v4i32 && VT != MVT::v8i16 &&
13425       (!Subtarget->hasAVX2() ||
13426        (VT != MVT::v4i64 && VT != MVT::v8i32 && VT != MVT::v16i16)))
13427     return SDValue();
13428
13429   SDValue ShAmtOp = N->getOperand(1);
13430   EVT EltVT = VT.getVectorElementType();
13431   DebugLoc DL = N->getDebugLoc();
13432   SDValue BaseShAmt = SDValue();
13433   if (ShAmtOp.getOpcode() == ISD::BUILD_VECTOR) {
13434     unsigned NumElts = VT.getVectorNumElements();
13435     unsigned i = 0;
13436     for (; i != NumElts; ++i) {
13437       SDValue Arg = ShAmtOp.getOperand(i);
13438       if (Arg.getOpcode() == ISD::UNDEF) continue;
13439       BaseShAmt = Arg;
13440       break;
13441     }
13442     for (; i != NumElts; ++i) {
13443       SDValue Arg = ShAmtOp.getOperand(i);
13444       if (Arg.getOpcode() == ISD::UNDEF) continue;
13445       if (Arg != BaseShAmt) {
13446         return SDValue();
13447       }
13448     }
13449   } else if (ShAmtOp.getOpcode() == ISD::VECTOR_SHUFFLE &&
13450              cast<ShuffleVectorSDNode>(ShAmtOp)->isSplat()) {
13451     SDValue InVec = ShAmtOp.getOperand(0);
13452     if (InVec.getOpcode() == ISD::BUILD_VECTOR) {
13453       unsigned NumElts = InVec.getValueType().getVectorNumElements();
13454       unsigned i = 0;
13455       for (; i != NumElts; ++i) {
13456         SDValue Arg = InVec.getOperand(i);
13457         if (Arg.getOpcode() == ISD::UNDEF) continue;
13458         BaseShAmt = Arg;
13459         break;
13460       }
13461     } else if (InVec.getOpcode() == ISD::INSERT_VECTOR_ELT) {
13462        if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(InVec.getOperand(2))) {
13463          unsigned SplatIdx= cast<ShuffleVectorSDNode>(ShAmtOp)->getSplatIndex();
13464          if (C->getZExtValue() == SplatIdx)
13465            BaseShAmt = InVec.getOperand(1);
13466        }
13467     }
13468     if (BaseShAmt.getNode() == 0)
13469       BaseShAmt = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, DL, EltVT, ShAmtOp,
13470                               DAG.getIntPtrConstant(0));
13471   } else
13472     return SDValue();
13473
13474   // The shift amount is an i32.
13475   if (EltVT.bitsGT(MVT::i32))
13476     BaseShAmt = DAG.getNode(ISD::TRUNCATE, DL, MVT::i32, BaseShAmt);
13477   else if (EltVT.bitsLT(MVT::i32))
13478     BaseShAmt = DAG.getNode(ISD::ZERO_EXTEND, DL, MVT::i32, BaseShAmt);
13479
13480   // The shift amount is identical so we can do a vector shift.
13481   SDValue  ValOp = N->getOperand(0);
13482   switch (N->getOpcode()) {
13483   default:
13484     llvm_unreachable("Unknown shift opcode!");
13485     break;
13486   case ISD::SHL:
13487     if (VT == MVT::v2i64)
13488       return DAG.getNode(ISD::INTRINSIC_WO_CHAIN, DL, VT,
13489                          DAG.getConstant(Intrinsic::x86_sse2_pslli_q, MVT::i32),
13490                          ValOp, BaseShAmt);
13491     if (VT == MVT::v4i32)
13492       return DAG.getNode(ISD::INTRINSIC_WO_CHAIN, DL, VT,
13493                          DAG.getConstant(Intrinsic::x86_sse2_pslli_d, MVT::i32),
13494                          ValOp, BaseShAmt);
13495     if (VT == MVT::v8i16)
13496       return DAG.getNode(ISD::INTRINSIC_WO_CHAIN, DL, VT,
13497                          DAG.getConstant(Intrinsic::x86_sse2_pslli_w, MVT::i32),
13498                          ValOp, BaseShAmt);
13499     if (VT == MVT::v4i64)
13500       return DAG.getNode(ISD::INTRINSIC_WO_CHAIN, DL, VT,
13501                          DAG.getConstant(Intrinsic::x86_avx2_pslli_q, MVT::i32),
13502                          ValOp, BaseShAmt);
13503     if (VT == MVT::v8i32)
13504       return DAG.getNode(ISD::INTRINSIC_WO_CHAIN, DL, VT,
13505                          DAG.getConstant(Intrinsic::x86_avx2_pslli_d, MVT::i32),
13506                          ValOp, BaseShAmt);
13507     if (VT == MVT::v16i16)
13508       return DAG.getNode(ISD::INTRINSIC_WO_CHAIN, DL, VT,
13509                          DAG.getConstant(Intrinsic::x86_avx2_pslli_w, MVT::i32),
13510                          ValOp, BaseShAmt);
13511     break;
13512   case ISD::SRA:
13513     if (VT == MVT::v4i32)
13514       return DAG.getNode(ISD::INTRINSIC_WO_CHAIN, DL, VT,
13515                          DAG.getConstant(Intrinsic::x86_sse2_psrai_d, MVT::i32),
13516                          ValOp, BaseShAmt);
13517     if (VT == MVT::v8i16)
13518       return DAG.getNode(ISD::INTRINSIC_WO_CHAIN, DL, VT,
13519                          DAG.getConstant(Intrinsic::x86_sse2_psrai_w, MVT::i32),
13520                          ValOp, BaseShAmt);
13521     if (VT == MVT::v8i32)
13522       return DAG.getNode(ISD::INTRINSIC_WO_CHAIN, DL, VT,
13523                          DAG.getConstant(Intrinsic::x86_avx2_psrai_d, MVT::i32),
13524                          ValOp, BaseShAmt);
13525     if (VT == MVT::v16i16)
13526       return DAG.getNode(ISD::INTRINSIC_WO_CHAIN, DL, VT,
13527                          DAG.getConstant(Intrinsic::x86_avx2_psrai_w, MVT::i32),
13528                          ValOp, BaseShAmt);
13529     break;
13530   case ISD::SRL:
13531     if (VT == MVT::v2i64)
13532       return DAG.getNode(ISD::INTRINSIC_WO_CHAIN, DL, VT,
13533                          DAG.getConstant(Intrinsic::x86_sse2_psrli_q, MVT::i32),
13534                          ValOp, BaseShAmt);
13535     if (VT == MVT::v4i32)
13536       return DAG.getNode(ISD::INTRINSIC_WO_CHAIN, DL, VT,
13537                          DAG.getConstant(Intrinsic::x86_sse2_psrli_d, MVT::i32),
13538                          ValOp, BaseShAmt);
13539     if (VT ==  MVT::v8i16)
13540       return DAG.getNode(ISD::INTRINSIC_WO_CHAIN, DL, VT,
13541                          DAG.getConstant(Intrinsic::x86_sse2_psrli_w, MVT::i32),
13542                          ValOp, BaseShAmt);
13543     if (VT == MVT::v4i64)
13544       return DAG.getNode(ISD::INTRINSIC_WO_CHAIN, DL, VT,
13545                          DAG.getConstant(Intrinsic::x86_avx2_psrli_q, MVT::i32),
13546                          ValOp, BaseShAmt);
13547     if (VT == MVT::v8i32)
13548       return DAG.getNode(ISD::INTRINSIC_WO_CHAIN, DL, VT,
13549                          DAG.getConstant(Intrinsic::x86_avx2_psrli_d, MVT::i32),
13550                          ValOp, BaseShAmt);
13551     if (VT ==  MVT::v16i16)
13552       return DAG.getNode(ISD::INTRINSIC_WO_CHAIN, DL, VT,
13553                          DAG.getConstant(Intrinsic::x86_avx2_psrli_w, MVT::i32),
13554                          ValOp, BaseShAmt);
13555     break;
13556   }
13557   return SDValue();
13558 }
13559
13560
13561 // CMPEQCombine - Recognize the distinctive  (AND (setcc ...) (setcc ..))
13562 // where both setccs reference the same FP CMP, and rewrite for CMPEQSS
13563 // and friends.  Likewise for OR -> CMPNEQSS.
13564 static SDValue CMPEQCombine(SDNode *N, SelectionDAG &DAG,
13565                             TargetLowering::DAGCombinerInfo &DCI,
13566                             const X86Subtarget *Subtarget) {
13567   unsigned opcode;
13568
13569   // SSE1 supports CMP{eq|ne}SS, and SSE2 added CMP{eq|ne}SD, but
13570   // we're requiring SSE2 for both.
13571   if (Subtarget->hasSSE2() && isAndOrOfSetCCs(SDValue(N, 0U), opcode)) {
13572     SDValue N0 = N->getOperand(0);
13573     SDValue N1 = N->getOperand(1);
13574     SDValue CMP0 = N0->getOperand(1);
13575     SDValue CMP1 = N1->getOperand(1);
13576     DebugLoc DL = N->getDebugLoc();
13577
13578     // The SETCCs should both refer to the same CMP.
13579     if (CMP0.getOpcode() != X86ISD::CMP || CMP0 != CMP1)
13580       return SDValue();
13581
13582     SDValue CMP00 = CMP0->getOperand(0);
13583     SDValue CMP01 = CMP0->getOperand(1);
13584     EVT     VT    = CMP00.getValueType();
13585
13586     if (VT == MVT::f32 || VT == MVT::f64) {
13587       bool ExpectingFlags = false;
13588       // Check for any users that want flags:
13589       for (SDNode::use_iterator UI = N->use_begin(),
13590              UE = N->use_end();
13591            !ExpectingFlags && UI != UE; ++UI)
13592         switch (UI->getOpcode()) {
13593         default:
13594         case ISD::BR_CC:
13595         case ISD::BRCOND:
13596         case ISD::SELECT:
13597           ExpectingFlags = true;
13598           break;
13599         case ISD::CopyToReg:
13600         case ISD::SIGN_EXTEND:
13601         case ISD::ZERO_EXTEND:
13602         case ISD::ANY_EXTEND:
13603           break;
13604         }
13605
13606       if (!ExpectingFlags) {
13607         enum X86::CondCode cc0 = (enum X86::CondCode)N0.getConstantOperandVal(0);
13608         enum X86::CondCode cc1 = (enum X86::CondCode)N1.getConstantOperandVal(0);
13609
13610         if (cc1 == X86::COND_E || cc1 == X86::COND_NE) {
13611           X86::CondCode tmp = cc0;
13612           cc0 = cc1;
13613           cc1 = tmp;
13614         }
13615
13616         if ((cc0 == X86::COND_E  && cc1 == X86::COND_NP) ||
13617             (cc0 == X86::COND_NE && cc1 == X86::COND_P)) {
13618           bool is64BitFP = (CMP00.getValueType() == MVT::f64);
13619           X86ISD::NodeType NTOperator = is64BitFP ?
13620             X86ISD::FSETCCsd : X86ISD::FSETCCss;
13621           // FIXME: need symbolic constants for these magic numbers.
13622           // See X86ATTInstPrinter.cpp:printSSECC().
13623           unsigned x86cc = (cc0 == X86::COND_E) ? 0 : 4;
13624           SDValue OnesOrZeroesF = DAG.getNode(NTOperator, DL, MVT::f32, CMP00, CMP01,
13625                                               DAG.getConstant(x86cc, MVT::i8));
13626           SDValue OnesOrZeroesI = DAG.getNode(ISD::BITCAST, DL, MVT::i32,
13627                                               OnesOrZeroesF);
13628           SDValue ANDed = DAG.getNode(ISD::AND, DL, MVT::i32, OnesOrZeroesI,
13629                                       DAG.getConstant(1, MVT::i32));
13630           SDValue OneBitOfTruth = DAG.getNode(ISD::TRUNCATE, DL, MVT::i8, ANDed);
13631           return OneBitOfTruth;
13632         }
13633       }
13634     }
13635   }
13636   return SDValue();
13637 }
13638
13639 /// CanFoldXORWithAllOnes - Test whether the XOR operand is a AllOnes vector
13640 /// so it can be folded inside ANDNP.
13641 static bool CanFoldXORWithAllOnes(const SDNode *N) {
13642   EVT VT = N->getValueType(0);
13643
13644   // Match direct AllOnes for 128 and 256-bit vectors
13645   if (ISD::isBuildVectorAllOnes(N))
13646     return true;
13647
13648   // Look through a bit convert.
13649   if (N->getOpcode() == ISD::BITCAST)
13650     N = N->getOperand(0).getNode();
13651
13652   // Sometimes the operand may come from a insert_subvector building a 256-bit
13653   // allones vector
13654   if (VT.getSizeInBits() == 256 &&
13655       N->getOpcode() == ISD::INSERT_SUBVECTOR) {
13656     SDValue V1 = N->getOperand(0);
13657     SDValue V2 = N->getOperand(1);
13658
13659     if (V1.getOpcode() == ISD::INSERT_SUBVECTOR &&
13660         V1.getOperand(0).getOpcode() == ISD::UNDEF &&
13661         ISD::isBuildVectorAllOnes(V1.getOperand(1).getNode()) &&
13662         ISD::isBuildVectorAllOnes(V2.getNode()))
13663       return true;
13664   }
13665
13666   return false;
13667 }
13668
13669 static SDValue PerformAndCombine(SDNode *N, SelectionDAG &DAG,
13670                                  TargetLowering::DAGCombinerInfo &DCI,
13671                                  const X86Subtarget *Subtarget) {
13672   if (DCI.isBeforeLegalizeOps())
13673     return SDValue();
13674
13675   SDValue R = CMPEQCombine(N, DAG, DCI, Subtarget);
13676   if (R.getNode())
13677     return R;
13678
13679   EVT VT = N->getValueType(0);
13680
13681   // Create ANDN, BLSI, and BLSR instructions
13682   // BLSI is X & (-X)
13683   // BLSR is X & (X-1)
13684   if (Subtarget->hasBMI() && (VT == MVT::i32 || VT == MVT::i64)) {
13685     SDValue N0 = N->getOperand(0);
13686     SDValue N1 = N->getOperand(1);
13687     DebugLoc DL = N->getDebugLoc();
13688
13689     // Check LHS for not
13690     if (N0.getOpcode() == ISD::XOR && isAllOnes(N0.getOperand(1)))
13691       return DAG.getNode(X86ISD::ANDN, DL, VT, N0.getOperand(0), N1);
13692     // Check RHS for not
13693     if (N1.getOpcode() == ISD::XOR && isAllOnes(N1.getOperand(1)))
13694       return DAG.getNode(X86ISD::ANDN, DL, VT, N1.getOperand(0), N0);
13695
13696     // Check LHS for neg
13697     if (N0.getOpcode() == ISD::SUB && N0.getOperand(1) == N1 &&
13698         isZero(N0.getOperand(0)))
13699       return DAG.getNode(X86ISD::BLSI, DL, VT, N1);
13700
13701     // Check RHS for neg
13702     if (N1.getOpcode() == ISD::SUB && N1.getOperand(1) == N0 &&
13703         isZero(N1.getOperand(0)))
13704       return DAG.getNode(X86ISD::BLSI, DL, VT, N0);
13705
13706     // Check LHS for X-1
13707     if (N0.getOpcode() == ISD::ADD && N0.getOperand(0) == N1 &&
13708         isAllOnes(N0.getOperand(1)))
13709       return DAG.getNode(X86ISD::BLSR, DL, VT, N1);
13710
13711     // Check RHS for X-1
13712     if (N1.getOpcode() == ISD::ADD && N1.getOperand(0) == N0 &&
13713         isAllOnes(N1.getOperand(1)))
13714       return DAG.getNode(X86ISD::BLSR, DL, VT, N0);
13715
13716     return SDValue();
13717   }
13718
13719   // Want to form ANDNP nodes:
13720   // 1) In the hopes of then easily combining them with OR and AND nodes
13721   //    to form PBLEND/PSIGN.
13722   // 2) To match ANDN packed intrinsics
13723   if (VT != MVT::v2i64 && VT != MVT::v4i64)
13724     return SDValue();
13725
13726   SDValue N0 = N->getOperand(0);
13727   SDValue N1 = N->getOperand(1);
13728   DebugLoc DL = N->getDebugLoc();
13729
13730   // Check LHS for vnot
13731   if (N0.getOpcode() == ISD::XOR &&
13732       //ISD::isBuildVectorAllOnes(N0.getOperand(1).getNode()))
13733       CanFoldXORWithAllOnes(N0.getOperand(1).getNode()))
13734     return DAG.getNode(X86ISD::ANDNP, DL, VT, N0.getOperand(0), N1);
13735
13736   // Check RHS for vnot
13737   if (N1.getOpcode() == ISD::XOR &&
13738       //ISD::isBuildVectorAllOnes(N1.getOperand(1).getNode()))
13739       CanFoldXORWithAllOnes(N1.getOperand(1).getNode()))
13740     return DAG.getNode(X86ISD::ANDNP, DL, VT, N1.getOperand(0), N0);
13741
13742   return SDValue();
13743 }
13744
13745 static SDValue PerformOrCombine(SDNode *N, SelectionDAG &DAG,
13746                                 TargetLowering::DAGCombinerInfo &DCI,
13747                                 const X86Subtarget *Subtarget) {
13748   if (DCI.isBeforeLegalizeOps())
13749     return SDValue();
13750
13751   SDValue R = CMPEQCombine(N, DAG, DCI, Subtarget);
13752   if (R.getNode())
13753     return R;
13754
13755   EVT VT = N->getValueType(0);
13756
13757   SDValue N0 = N->getOperand(0);
13758   SDValue N1 = N->getOperand(1);
13759
13760   // look for psign/blend
13761   if (VT == MVT::v2i64 || VT == MVT::v4i64) {
13762     if (!Subtarget->hasSSSE3() ||
13763         (VT == MVT::v4i64 && !Subtarget->hasAVX2()))
13764       return SDValue();
13765
13766     // Canonicalize pandn to RHS
13767     if (N0.getOpcode() == X86ISD::ANDNP)
13768       std::swap(N0, N1);
13769     // or (and (m, y), (pandn m, x))
13770     if (N0.getOpcode() == ISD::AND && N1.getOpcode() == X86ISD::ANDNP) {
13771       SDValue Mask = N1.getOperand(0);
13772       SDValue X    = N1.getOperand(1);
13773       SDValue Y;
13774       if (N0.getOperand(0) == Mask)
13775         Y = N0.getOperand(1);
13776       if (N0.getOperand(1) == Mask)
13777         Y = N0.getOperand(0);
13778
13779       // Check to see if the mask appeared in both the AND and ANDNP and
13780       if (!Y.getNode())
13781         return SDValue();
13782
13783       // Validate that X, Y, and Mask are BIT_CONVERTS, and see through them.
13784       if (Mask.getOpcode() != ISD::BITCAST ||
13785           X.getOpcode() != ISD::BITCAST ||
13786           Y.getOpcode() != ISD::BITCAST)
13787         return SDValue();
13788
13789       // Look through mask bitcast.
13790       Mask = Mask.getOperand(0);
13791       EVT MaskVT = Mask.getValueType();
13792
13793       // Validate that the Mask operand is a vector sra node.  The sra node
13794       // will be an intrinsic.
13795       if (Mask.getOpcode() != ISD::INTRINSIC_WO_CHAIN)
13796         return SDValue();
13797
13798       // FIXME: what to do for bytes, since there is a psignb/pblendvb, but
13799       // there is no psrai.b
13800       switch (cast<ConstantSDNode>(Mask.getOperand(0))->getZExtValue()) {
13801       case Intrinsic::x86_sse2_psrai_w:
13802       case Intrinsic::x86_sse2_psrai_d:
13803       case Intrinsic::x86_avx2_psrai_w:
13804       case Intrinsic::x86_avx2_psrai_d:
13805         break;
13806       default: return SDValue();
13807       }
13808
13809       // Check that the SRA is all signbits.
13810       SDValue SraC = Mask.getOperand(2);
13811       unsigned SraAmt  = cast<ConstantSDNode>(SraC)->getZExtValue();
13812       unsigned EltBits = MaskVT.getVectorElementType().getSizeInBits();
13813       if ((SraAmt + 1) != EltBits)
13814         return SDValue();
13815
13816       DebugLoc DL = N->getDebugLoc();
13817
13818       // Now we know we at least have a plendvb with the mask val.  See if
13819       // we can form a psignb/w/d.
13820       // psign = x.type == y.type == mask.type && y = sub(0, x);
13821       X = X.getOperand(0);
13822       Y = Y.getOperand(0);
13823       if (Y.getOpcode() == ISD::SUB && Y.getOperand(1) == X &&
13824           ISD::isBuildVectorAllZeros(Y.getOperand(0).getNode()) &&
13825           X.getValueType() == MaskVT && X.getValueType() == Y.getValueType() &&
13826           (EltBits == 8 || EltBits == 16 || EltBits == 32)) {
13827         SDValue Sign = DAG.getNode(X86ISD::PSIGN, DL, MaskVT, X,
13828                                    Mask.getOperand(1));
13829         return DAG.getNode(ISD::BITCAST, DL, VT, Sign);
13830       }
13831       // PBLENDVB only available on SSE 4.1
13832       if (!Subtarget->hasSSE41())
13833         return SDValue();
13834
13835       EVT BlendVT = (VT == MVT::v4i64) ? MVT::v32i8 : MVT::v16i8;
13836
13837       X = DAG.getNode(ISD::BITCAST, DL, BlendVT, X);
13838       Y = DAG.getNode(ISD::BITCAST, DL, BlendVT, Y);
13839       Mask = DAG.getNode(ISD::BITCAST, DL, BlendVT, Mask);
13840       Mask = DAG.getNode(ISD::VSELECT, DL, BlendVT, Mask, Y, X);
13841       return DAG.getNode(ISD::BITCAST, DL, VT, Mask);
13842     }
13843   }
13844
13845   if (VT != MVT::i16 && VT != MVT::i32 && VT != MVT::i64)
13846     return SDValue();
13847
13848   // fold (or (x << c) | (y >> (64 - c))) ==> (shld64 x, y, c)
13849   if (N0.getOpcode() == ISD::SRL && N1.getOpcode() == ISD::SHL)
13850     std::swap(N0, N1);
13851   if (N0.getOpcode() != ISD::SHL || N1.getOpcode() != ISD::SRL)
13852     return SDValue();
13853   if (!N0.hasOneUse() || !N1.hasOneUse())
13854     return SDValue();
13855
13856   SDValue ShAmt0 = N0.getOperand(1);
13857   if (ShAmt0.getValueType() != MVT::i8)
13858     return SDValue();
13859   SDValue ShAmt1 = N1.getOperand(1);
13860   if (ShAmt1.getValueType() != MVT::i8)
13861     return SDValue();
13862   if (ShAmt0.getOpcode() == ISD::TRUNCATE)
13863     ShAmt0 = ShAmt0.getOperand(0);
13864   if (ShAmt1.getOpcode() == ISD::TRUNCATE)
13865     ShAmt1 = ShAmt1.getOperand(0);
13866
13867   DebugLoc DL = N->getDebugLoc();
13868   unsigned Opc = X86ISD::SHLD;
13869   SDValue Op0 = N0.getOperand(0);
13870   SDValue Op1 = N1.getOperand(0);
13871   if (ShAmt0.getOpcode() == ISD::SUB) {
13872     Opc = X86ISD::SHRD;
13873     std::swap(Op0, Op1);
13874     std::swap(ShAmt0, ShAmt1);
13875   }
13876
13877   unsigned Bits = VT.getSizeInBits();
13878   if (ShAmt1.getOpcode() == ISD::SUB) {
13879     SDValue Sum = ShAmt1.getOperand(0);
13880     if (ConstantSDNode *SumC = dyn_cast<ConstantSDNode>(Sum)) {
13881       SDValue ShAmt1Op1 = ShAmt1.getOperand(1);
13882       if (ShAmt1Op1.getNode()->getOpcode() == ISD::TRUNCATE)
13883         ShAmt1Op1 = ShAmt1Op1.getOperand(0);
13884       if (SumC->getSExtValue() == Bits && ShAmt1Op1 == ShAmt0)
13885         return DAG.getNode(Opc, DL, VT,
13886                            Op0, Op1,
13887                            DAG.getNode(ISD::TRUNCATE, DL,
13888                                        MVT::i8, ShAmt0));
13889     }
13890   } else if (ConstantSDNode *ShAmt1C = dyn_cast<ConstantSDNode>(ShAmt1)) {
13891     ConstantSDNode *ShAmt0C = dyn_cast<ConstantSDNode>(ShAmt0);
13892     if (ShAmt0C &&
13893         ShAmt0C->getSExtValue() + ShAmt1C->getSExtValue() == Bits)
13894       return DAG.getNode(Opc, DL, VT,
13895                          N0.getOperand(0), N1.getOperand(0),
13896                          DAG.getNode(ISD::TRUNCATE, DL,
13897                                        MVT::i8, ShAmt0));
13898   }
13899
13900   return SDValue();
13901 }
13902
13903 // PerformXorCombine - Attempts to turn XOR nodes into BLSMSK nodes
13904 static SDValue PerformXorCombine(SDNode *N, SelectionDAG &DAG,
13905                                  TargetLowering::DAGCombinerInfo &DCI,
13906                                  const X86Subtarget *Subtarget) {
13907   if (DCI.isBeforeLegalizeOps())
13908     return SDValue();
13909
13910   EVT VT = N->getValueType(0);
13911
13912   if (VT != MVT::i32 && VT != MVT::i64)
13913     return SDValue();
13914
13915   assert(Subtarget->hasBMI() && "Creating BLSMSK requires BMI instructions");
13916
13917   // Create BLSMSK instructions by finding X ^ (X-1)
13918   SDValue N0 = N->getOperand(0);
13919   SDValue N1 = N->getOperand(1);
13920   DebugLoc DL = N->getDebugLoc();
13921
13922   if (N0.getOpcode() == ISD::ADD && N0.getOperand(0) == N1 &&
13923       isAllOnes(N0.getOperand(1)))
13924     return DAG.getNode(X86ISD::BLSMSK, DL, VT, N1);
13925
13926   if (N1.getOpcode() == ISD::ADD && N1.getOperand(0) == N0 &&
13927       isAllOnes(N1.getOperand(1)))
13928     return DAG.getNode(X86ISD::BLSMSK, DL, VT, N0);
13929
13930   return SDValue();
13931 }
13932
13933 /// PerformLOADCombine - Do target-specific dag combines on LOAD nodes.
13934 static SDValue PerformLOADCombine(SDNode *N, SelectionDAG &DAG,
13935                                    const X86Subtarget *Subtarget) {
13936   LoadSDNode *Ld = cast<LoadSDNode>(N);
13937   EVT RegVT = Ld->getValueType(0);
13938   EVT MemVT = Ld->getMemoryVT();
13939   DebugLoc dl = Ld->getDebugLoc();
13940   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
13941
13942   ISD::LoadExtType Ext = Ld->getExtensionType();
13943
13944   // If this is a vector EXT Load then attempt to optimize it using a
13945   // shuffle. We need SSE4 for the shuffles.
13946   // TODO: It is possible to support ZExt by zeroing the undef values
13947   // during the shuffle phase or after the shuffle.
13948   if (RegVT.isVector() && RegVT.isInteger() &&
13949       Ext == ISD::EXTLOAD && Subtarget->hasSSE41()) {
13950     assert(MemVT != RegVT && "Cannot extend to the same type");
13951     assert(MemVT.isVector() && "Must load a vector from memory");
13952
13953     unsigned NumElems = RegVT.getVectorNumElements();
13954     unsigned RegSz = RegVT.getSizeInBits();
13955     unsigned MemSz = MemVT.getSizeInBits();
13956     assert(RegSz > MemSz && "Register size must be greater than the mem size");
13957     // All sizes must be a power of two
13958     if (!isPowerOf2_32(RegSz * MemSz * NumElems)) return SDValue();
13959
13960     // Attempt to load the original value using a single load op.
13961     // Find a scalar type which is equal to the loaded word size.
13962     MVT SclrLoadTy = MVT::i8;
13963     for (unsigned tp = MVT::FIRST_INTEGER_VALUETYPE;
13964          tp < MVT::LAST_INTEGER_VALUETYPE; ++tp) {
13965       MVT Tp = (MVT::SimpleValueType)tp;
13966       if (TLI.isTypeLegal(Tp) &&  Tp.getSizeInBits() == MemSz) {
13967         SclrLoadTy = Tp;
13968         break;
13969       }
13970     }
13971
13972     // Proceed if a load word is found.
13973     if (SclrLoadTy.getSizeInBits() != MemSz) return SDValue();
13974
13975     EVT LoadUnitVecVT = EVT::getVectorVT(*DAG.getContext(), SclrLoadTy,
13976       RegSz/SclrLoadTy.getSizeInBits());
13977
13978     EVT WideVecVT = EVT::getVectorVT(*DAG.getContext(), MemVT.getScalarType(),
13979                                   RegSz/MemVT.getScalarType().getSizeInBits());
13980     // Can't shuffle using an illegal type.
13981     if (!TLI.isTypeLegal(WideVecVT)) return SDValue();
13982
13983     // Perform a single load.
13984     SDValue ScalarLoad = DAG.getLoad(SclrLoadTy, dl, Ld->getChain(),
13985                                   Ld->getBasePtr(),
13986                                   Ld->getPointerInfo(), Ld->isVolatile(),
13987                                   Ld->isNonTemporal(), Ld->isInvariant(),
13988                                   Ld->getAlignment());
13989
13990     // Insert the word loaded into a vector.
13991     SDValue ScalarInVector = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl,
13992       LoadUnitVecVT, ScalarLoad);
13993
13994     // Bitcast the loaded value to a vector of the original element type, in
13995     // the size of the target vector type.
13996     SDValue SlicedVec = DAG.getNode(ISD::BITCAST, dl, WideVecVT,
13997                                     ScalarInVector);
13998     unsigned SizeRatio = RegSz/MemSz;
13999
14000     // Redistribute the loaded elements into the different locations.
14001     SmallVector<int, 8> ShuffleVec(NumElems * SizeRatio, -1);
14002     for (unsigned i = 0; i < NumElems; i++) ShuffleVec[i*SizeRatio] = i;
14003
14004     SDValue Shuff = DAG.getVectorShuffle(WideVecVT, dl, SlicedVec,
14005                                 DAG.getUNDEF(SlicedVec.getValueType()),
14006                                 ShuffleVec.data());
14007
14008     // Bitcast to the requested type.
14009     Shuff = DAG.getNode(ISD::BITCAST, dl, RegVT, Shuff);
14010     // Replace the original load with the new sequence
14011     // and return the new chain.
14012     DAG.ReplaceAllUsesOfValueWith(SDValue(N, 0), Shuff);
14013     return SDValue(ScalarLoad.getNode(), 1);
14014   }
14015
14016   return SDValue();
14017 }
14018
14019 /// PerformSTORECombine - Do target-specific dag combines on STORE nodes.
14020 static SDValue PerformSTORECombine(SDNode *N, SelectionDAG &DAG,
14021                                    const X86Subtarget *Subtarget) {
14022   StoreSDNode *St = cast<StoreSDNode>(N);
14023   EVT VT = St->getValue().getValueType();
14024   EVT StVT = St->getMemoryVT();
14025   DebugLoc dl = St->getDebugLoc();
14026   SDValue StoredVal = St->getOperand(1);
14027   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
14028
14029   // If we are saving a concatenation of two XMM registers, perform two stores.
14030   // This is better in Sandy Bridge cause one 256-bit mem op is done via two
14031   // 128-bit ones. If in the future the cost becomes only one memory access the
14032   // first version would be better.
14033   if (VT.getSizeInBits() == 256 &&
14034     StoredVal.getNode()->getOpcode() == ISD::CONCAT_VECTORS &&
14035     StoredVal.getNumOperands() == 2) {
14036
14037     SDValue Value0 = StoredVal.getOperand(0);
14038     SDValue Value1 = StoredVal.getOperand(1);
14039
14040     SDValue Stride = DAG.getConstant(16, TLI.getPointerTy());
14041     SDValue Ptr0 = St->getBasePtr();
14042     SDValue Ptr1 = DAG.getNode(ISD::ADD, dl, Ptr0.getValueType(), Ptr0, Stride);
14043
14044     SDValue Ch0 = DAG.getStore(St->getChain(), dl, Value0, Ptr0,
14045                                 St->getPointerInfo(), St->isVolatile(),
14046                                 St->isNonTemporal(), St->getAlignment());
14047     SDValue Ch1 = DAG.getStore(St->getChain(), dl, Value1, Ptr1,
14048                                 St->getPointerInfo(), St->isVolatile(),
14049                                 St->isNonTemporal(), St->getAlignment());
14050     return DAG.getNode(ISD::TokenFactor, dl, MVT::Other, Ch0, Ch1);
14051   }
14052
14053   // Optimize trunc store (of multiple scalars) to shuffle and store.
14054   // First, pack all of the elements in one place. Next, store to memory
14055   // in fewer chunks.
14056   if (St->isTruncatingStore() && VT.isVector()) {
14057     const TargetLowering &TLI = DAG.getTargetLoweringInfo();
14058     unsigned NumElems = VT.getVectorNumElements();
14059     assert(StVT != VT && "Cannot truncate to the same type");
14060     unsigned FromSz = VT.getVectorElementType().getSizeInBits();
14061     unsigned ToSz = StVT.getVectorElementType().getSizeInBits();
14062
14063     // From, To sizes and ElemCount must be pow of two
14064     if (!isPowerOf2_32(NumElems * FromSz * ToSz)) return SDValue();
14065     // We are going to use the original vector elt for storing.
14066     // Accumulated smaller vector elements must be a multiple of the store size.
14067     if (0 != (NumElems * FromSz) % ToSz) return SDValue();
14068
14069     unsigned SizeRatio  = FromSz / ToSz;
14070
14071     assert(SizeRatio * NumElems * ToSz == VT.getSizeInBits());
14072
14073     // Create a type on which we perform the shuffle
14074     EVT WideVecVT = EVT::getVectorVT(*DAG.getContext(),
14075             StVT.getScalarType(), NumElems*SizeRatio);
14076
14077     assert(WideVecVT.getSizeInBits() == VT.getSizeInBits());
14078
14079     SDValue WideVec = DAG.getNode(ISD::BITCAST, dl, WideVecVT, St->getValue());
14080     SmallVector<int, 8> ShuffleVec(NumElems * SizeRatio, -1);
14081     for (unsigned i = 0; i < NumElems; i++ ) ShuffleVec[i] = i * SizeRatio;
14082
14083     // Can't shuffle using an illegal type
14084     if (!TLI.isTypeLegal(WideVecVT)) return SDValue();
14085
14086     SDValue Shuff = DAG.getVectorShuffle(WideVecVT, dl, WideVec,
14087                                 DAG.getUNDEF(WideVec.getValueType()),
14088                                 ShuffleVec.data());
14089     // At this point all of the data is stored at the bottom of the
14090     // register. We now need to save it to mem.
14091
14092     // Find the largest store unit
14093     MVT StoreType = MVT::i8;
14094     for (unsigned tp = MVT::FIRST_INTEGER_VALUETYPE;
14095          tp < MVT::LAST_INTEGER_VALUETYPE; ++tp) {
14096       MVT Tp = (MVT::SimpleValueType)tp;
14097       if (TLI.isTypeLegal(Tp) && StoreType.getSizeInBits() < NumElems * ToSz)
14098         StoreType = Tp;
14099     }
14100
14101     // Bitcast the original vector into a vector of store-size units
14102     EVT StoreVecVT = EVT::getVectorVT(*DAG.getContext(),
14103             StoreType, VT.getSizeInBits()/EVT(StoreType).getSizeInBits());
14104     assert(StoreVecVT.getSizeInBits() == VT.getSizeInBits());
14105     SDValue ShuffWide = DAG.getNode(ISD::BITCAST, dl, StoreVecVT, Shuff);
14106     SmallVector<SDValue, 8> Chains;
14107     SDValue Increment = DAG.getConstant(StoreType.getSizeInBits()/8,
14108                                         TLI.getPointerTy());
14109     SDValue Ptr = St->getBasePtr();
14110
14111     // Perform one or more big stores into memory.
14112     for (unsigned i = 0; i < (ToSz*NumElems)/StoreType.getSizeInBits() ; i++) {
14113       SDValue SubVec = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl,
14114                                    StoreType, ShuffWide,
14115                                    DAG.getIntPtrConstant(i));
14116       SDValue Ch = DAG.getStore(St->getChain(), dl, SubVec, Ptr,
14117                                 St->getPointerInfo(), St->isVolatile(),
14118                                 St->isNonTemporal(), St->getAlignment());
14119       Ptr = DAG.getNode(ISD::ADD, dl, Ptr.getValueType(), Ptr, Increment);
14120       Chains.push_back(Ch);
14121     }
14122
14123     return DAG.getNode(ISD::TokenFactor, dl, MVT::Other, &Chains[0],
14124                                Chains.size());
14125   }
14126
14127
14128   // Turn load->store of MMX types into GPR load/stores.  This avoids clobbering
14129   // the FP state in cases where an emms may be missing.
14130   // A preferable solution to the general problem is to figure out the right
14131   // places to insert EMMS.  This qualifies as a quick hack.
14132
14133   // Similarly, turn load->store of i64 into double load/stores in 32-bit mode.
14134   if (VT.getSizeInBits() != 64)
14135     return SDValue();
14136
14137   const Function *F = DAG.getMachineFunction().getFunction();
14138   bool NoImplicitFloatOps = F->hasFnAttr(Attribute::NoImplicitFloat);
14139   bool F64IsLegal = !DAG.getTarget().Options.UseSoftFloat && !NoImplicitFloatOps
14140                      && Subtarget->hasSSE2();
14141   if ((VT.isVector() ||
14142        (VT == MVT::i64 && F64IsLegal && !Subtarget->is64Bit())) &&
14143       isa<LoadSDNode>(St->getValue()) &&
14144       !cast<LoadSDNode>(St->getValue())->isVolatile() &&
14145       St->getChain().hasOneUse() && !St->isVolatile()) {
14146     SDNode* LdVal = St->getValue().getNode();
14147     LoadSDNode *Ld = 0;
14148     int TokenFactorIndex = -1;
14149     SmallVector<SDValue, 8> Ops;
14150     SDNode* ChainVal = St->getChain().getNode();
14151     // Must be a store of a load.  We currently handle two cases:  the load
14152     // is a direct child, and it's under an intervening TokenFactor.  It is
14153     // possible to dig deeper under nested TokenFactors.
14154     if (ChainVal == LdVal)
14155       Ld = cast<LoadSDNode>(St->getChain());
14156     else if (St->getValue().hasOneUse() &&
14157              ChainVal->getOpcode() == ISD::TokenFactor) {
14158       for (unsigned i=0, e = ChainVal->getNumOperands(); i != e; ++i) {
14159         if (ChainVal->getOperand(i).getNode() == LdVal) {
14160           TokenFactorIndex = i;
14161           Ld = cast<LoadSDNode>(St->getValue());
14162         } else
14163           Ops.push_back(ChainVal->getOperand(i));
14164       }
14165     }
14166
14167     if (!Ld || !ISD::isNormalLoad(Ld))
14168       return SDValue();
14169
14170     // If this is not the MMX case, i.e. we are just turning i64 load/store
14171     // into f64 load/store, avoid the transformation if there are multiple
14172     // uses of the loaded value.
14173     if (!VT.isVector() && !Ld->hasNUsesOfValue(1, 0))
14174       return SDValue();
14175
14176     DebugLoc LdDL = Ld->getDebugLoc();
14177     DebugLoc StDL = N->getDebugLoc();
14178     // If we are a 64-bit capable x86, lower to a single movq load/store pair.
14179     // Otherwise, if it's legal to use f64 SSE instructions, use f64 load/store
14180     // pair instead.
14181     if (Subtarget->is64Bit() || F64IsLegal) {
14182       EVT LdVT = Subtarget->is64Bit() ? MVT::i64 : MVT::f64;
14183       SDValue NewLd = DAG.getLoad(LdVT, LdDL, Ld->getChain(), Ld->getBasePtr(),
14184                                   Ld->getPointerInfo(), Ld->isVolatile(),
14185                                   Ld->isNonTemporal(), Ld->isInvariant(),
14186                                   Ld->getAlignment());
14187       SDValue NewChain = NewLd.getValue(1);
14188       if (TokenFactorIndex != -1) {
14189         Ops.push_back(NewChain);
14190         NewChain = DAG.getNode(ISD::TokenFactor, LdDL, MVT::Other, &Ops[0],
14191                                Ops.size());
14192       }
14193       return DAG.getStore(NewChain, StDL, NewLd, St->getBasePtr(),
14194                           St->getPointerInfo(),
14195                           St->isVolatile(), St->isNonTemporal(),
14196                           St->getAlignment());
14197     }
14198
14199     // Otherwise, lower to two pairs of 32-bit loads / stores.
14200     SDValue LoAddr = Ld->getBasePtr();
14201     SDValue HiAddr = DAG.getNode(ISD::ADD, LdDL, MVT::i32, LoAddr,
14202                                  DAG.getConstant(4, MVT::i32));
14203
14204     SDValue LoLd = DAG.getLoad(MVT::i32, LdDL, Ld->getChain(), LoAddr,
14205                                Ld->getPointerInfo(),
14206                                Ld->isVolatile(), Ld->isNonTemporal(),
14207                                Ld->isInvariant(), Ld->getAlignment());
14208     SDValue HiLd = DAG.getLoad(MVT::i32, LdDL, Ld->getChain(), HiAddr,
14209                                Ld->getPointerInfo().getWithOffset(4),
14210                                Ld->isVolatile(), Ld->isNonTemporal(),
14211                                Ld->isInvariant(),
14212                                MinAlign(Ld->getAlignment(), 4));
14213
14214     SDValue NewChain = LoLd.getValue(1);
14215     if (TokenFactorIndex != -1) {
14216       Ops.push_back(LoLd);
14217       Ops.push_back(HiLd);
14218       NewChain = DAG.getNode(ISD::TokenFactor, LdDL, MVT::Other, &Ops[0],
14219                              Ops.size());
14220     }
14221
14222     LoAddr = St->getBasePtr();
14223     HiAddr = DAG.getNode(ISD::ADD, StDL, MVT::i32, LoAddr,
14224                          DAG.getConstant(4, MVT::i32));
14225
14226     SDValue LoSt = DAG.getStore(NewChain, StDL, LoLd, LoAddr,
14227                                 St->getPointerInfo(),
14228                                 St->isVolatile(), St->isNonTemporal(),
14229                                 St->getAlignment());
14230     SDValue HiSt = DAG.getStore(NewChain, StDL, HiLd, HiAddr,
14231                                 St->getPointerInfo().getWithOffset(4),
14232                                 St->isVolatile(),
14233                                 St->isNonTemporal(),
14234                                 MinAlign(St->getAlignment(), 4));
14235     return DAG.getNode(ISD::TokenFactor, StDL, MVT::Other, LoSt, HiSt);
14236   }
14237   return SDValue();
14238 }
14239
14240 /// isHorizontalBinOp - Return 'true' if this vector operation is "horizontal"
14241 /// and return the operands for the horizontal operation in LHS and RHS.  A
14242 /// horizontal operation performs the binary operation on successive elements
14243 /// of its first operand, then on successive elements of its second operand,
14244 /// returning the resulting values in a vector.  For example, if
14245 ///   A = < float a0, float a1, float a2, float a3 >
14246 /// and
14247 ///   B = < float b0, float b1, float b2, float b3 >
14248 /// then the result of doing a horizontal operation on A and B is
14249 ///   A horizontal-op B = < a0 op a1, a2 op a3, b0 op b1, b2 op b3 >.
14250 /// In short, LHS and RHS are inspected to see if LHS op RHS is of the form
14251 /// A horizontal-op B, for some already available A and B, and if so then LHS is
14252 /// set to A, RHS to B, and the routine returns 'true'.
14253 /// Note that the binary operation should have the property that if one of the
14254 /// operands is UNDEF then the result is UNDEF.
14255 static bool isHorizontalBinOp(SDValue &LHS, SDValue &RHS, bool IsCommutative) {
14256   // Look for the following pattern: if
14257   //   A = < float a0, float a1, float a2, float a3 >
14258   //   B = < float b0, float b1, float b2, float b3 >
14259   // and
14260   //   LHS = VECTOR_SHUFFLE A, B, <0, 2, 4, 6>
14261   //   RHS = VECTOR_SHUFFLE A, B, <1, 3, 5, 7>
14262   // then LHS op RHS = < a0 op a1, a2 op a3, b0 op b1, b2 op b3 >
14263   // which is A horizontal-op B.
14264
14265   // At least one of the operands should be a vector shuffle.
14266   if (LHS.getOpcode() != ISD::VECTOR_SHUFFLE &&
14267       RHS.getOpcode() != ISD::VECTOR_SHUFFLE)
14268     return false;
14269
14270   EVT VT = LHS.getValueType();
14271
14272   assert((VT.is128BitVector() || VT.is256BitVector()) &&
14273          "Unsupported vector type for horizontal add/sub");
14274
14275   // Handle 128 and 256-bit vector lengths. AVX defines horizontal add/sub to
14276   // operate independently on 128-bit lanes.
14277   unsigned NumElts = VT.getVectorNumElements();
14278   unsigned NumLanes = VT.getSizeInBits()/128;
14279   unsigned NumLaneElts = NumElts / NumLanes;
14280   assert((NumLaneElts % 2 == 0) &&
14281          "Vector type should have an even number of elements in each lane");
14282   unsigned HalfLaneElts = NumLaneElts/2;
14283
14284   // View LHS in the form
14285   //   LHS = VECTOR_SHUFFLE A, B, LMask
14286   // If LHS is not a shuffle then pretend it is the shuffle
14287   //   LHS = VECTOR_SHUFFLE LHS, undef, <0, 1, ..., N-1>
14288   // NOTE: in what follows a default initialized SDValue represents an UNDEF of
14289   // type VT.
14290   SDValue A, B;
14291   SmallVector<int, 16> LMask(NumElts);
14292   if (LHS.getOpcode() == ISD::VECTOR_SHUFFLE) {
14293     if (LHS.getOperand(0).getOpcode() != ISD::UNDEF)
14294       A = LHS.getOperand(0);
14295     if (LHS.getOperand(1).getOpcode() != ISD::UNDEF)
14296       B = LHS.getOperand(1);
14297     cast<ShuffleVectorSDNode>(LHS.getNode())->getMask(LMask);
14298   } else {
14299     if (LHS.getOpcode() != ISD::UNDEF)
14300       A = LHS;
14301     for (unsigned i = 0; i != NumElts; ++i)
14302       LMask[i] = i;
14303   }
14304
14305   // Likewise, view RHS in the form
14306   //   RHS = VECTOR_SHUFFLE C, D, RMask
14307   SDValue C, D;
14308   SmallVector<int, 16> RMask(NumElts);
14309   if (RHS.getOpcode() == ISD::VECTOR_SHUFFLE) {
14310     if (RHS.getOperand(0).getOpcode() != ISD::UNDEF)
14311       C = RHS.getOperand(0);
14312     if (RHS.getOperand(1).getOpcode() != ISD::UNDEF)
14313       D = RHS.getOperand(1);
14314     cast<ShuffleVectorSDNode>(RHS.getNode())->getMask(RMask);
14315   } else {
14316     if (RHS.getOpcode() != ISD::UNDEF)
14317       C = RHS;
14318     for (unsigned i = 0; i != NumElts; ++i)
14319       RMask[i] = i;
14320   }
14321
14322   // Check that the shuffles are both shuffling the same vectors.
14323   if (!(A == C && B == D) && !(A == D && B == C))
14324     return false;
14325
14326   // If everything is UNDEF then bail out: it would be better to fold to UNDEF.
14327   if (!A.getNode() && !B.getNode())
14328     return false;
14329
14330   // If A and B occur in reverse order in RHS, then "swap" them (which means
14331   // rewriting the mask).
14332   if (A != C)
14333     CommuteVectorShuffleMask(RMask, NumElts);
14334
14335   // At this point LHS and RHS are equivalent to
14336   //   LHS = VECTOR_SHUFFLE A, B, LMask
14337   //   RHS = VECTOR_SHUFFLE A, B, RMask
14338   // Check that the masks correspond to performing a horizontal operation.
14339   for (unsigned i = 0; i != NumElts; ++i) {
14340     int LIdx = LMask[i], RIdx = RMask[i];
14341
14342     // Ignore any UNDEF components.
14343     if (LIdx < 0 || RIdx < 0 ||
14344         (!A.getNode() && (LIdx < (int)NumElts || RIdx < (int)NumElts)) ||
14345         (!B.getNode() && (LIdx >= (int)NumElts || RIdx >= (int)NumElts)))
14346       continue;
14347
14348     // Check that successive elements are being operated on.  If not, this is
14349     // not a horizontal operation.
14350     unsigned Src = (i/HalfLaneElts) % 2; // each lane is split between srcs
14351     unsigned LaneStart = (i/NumLaneElts) * NumLaneElts;
14352     int Index = 2*(i%HalfLaneElts) + NumElts*Src + LaneStart;
14353     if (!(LIdx == Index && RIdx == Index + 1) &&
14354         !(IsCommutative && LIdx == Index + 1 && RIdx == Index))
14355       return false;
14356   }
14357
14358   LHS = A.getNode() ? A : B; // If A is 'UNDEF', use B for it.
14359   RHS = B.getNode() ? B : A; // If B is 'UNDEF', use A for it.
14360   return true;
14361 }
14362
14363 /// PerformFADDCombine - Do target-specific dag combines on floating point adds.
14364 static SDValue PerformFADDCombine(SDNode *N, SelectionDAG &DAG,
14365                                   const X86Subtarget *Subtarget) {
14366   EVT VT = N->getValueType(0);
14367   SDValue LHS = N->getOperand(0);
14368   SDValue RHS = N->getOperand(1);
14369
14370   // Try to synthesize horizontal adds from adds of shuffles.
14371   if (((Subtarget->hasSSE3() && (VT == MVT::v4f32 || VT == MVT::v2f64)) ||
14372        (Subtarget->hasAVX() && (VT == MVT::v8f32 || VT == MVT::v4f64))) &&
14373       isHorizontalBinOp(LHS, RHS, true))
14374     return DAG.getNode(X86ISD::FHADD, N->getDebugLoc(), VT, LHS, RHS);
14375   return SDValue();
14376 }
14377
14378 /// PerformFSUBCombine - Do target-specific dag combines on floating point subs.
14379 static SDValue PerformFSUBCombine(SDNode *N, SelectionDAG &DAG,
14380                                   const X86Subtarget *Subtarget) {
14381   EVT VT = N->getValueType(0);
14382   SDValue LHS = N->getOperand(0);
14383   SDValue RHS = N->getOperand(1);
14384
14385   // Try to synthesize horizontal subs from subs of shuffles.
14386   if (((Subtarget->hasSSE3() && (VT == MVT::v4f32 || VT == MVT::v2f64)) ||
14387        (Subtarget->hasAVX() && (VT == MVT::v8f32 || VT == MVT::v4f64))) &&
14388       isHorizontalBinOp(LHS, RHS, false))
14389     return DAG.getNode(X86ISD::FHSUB, N->getDebugLoc(), VT, LHS, RHS);
14390   return SDValue();
14391 }
14392
14393 /// PerformFORCombine - Do target-specific dag combines on X86ISD::FOR and
14394 /// X86ISD::FXOR nodes.
14395 static SDValue PerformFORCombine(SDNode *N, SelectionDAG &DAG) {
14396   assert(N->getOpcode() == X86ISD::FOR || N->getOpcode() == X86ISD::FXOR);
14397   // F[X]OR(0.0, x) -> x
14398   // F[X]OR(x, 0.0) -> x
14399   if (ConstantFPSDNode *C = dyn_cast<ConstantFPSDNode>(N->getOperand(0)))
14400     if (C->getValueAPF().isPosZero())
14401       return N->getOperand(1);
14402   if (ConstantFPSDNode *C = dyn_cast<ConstantFPSDNode>(N->getOperand(1)))
14403     if (C->getValueAPF().isPosZero())
14404       return N->getOperand(0);
14405   return SDValue();
14406 }
14407
14408 /// PerformFANDCombine - Do target-specific dag combines on X86ISD::FAND nodes.
14409 static SDValue PerformFANDCombine(SDNode *N, SelectionDAG &DAG) {
14410   // FAND(0.0, x) -> 0.0
14411   // FAND(x, 0.0) -> 0.0
14412   if (ConstantFPSDNode *C = dyn_cast<ConstantFPSDNode>(N->getOperand(0)))
14413     if (C->getValueAPF().isPosZero())
14414       return N->getOperand(0);
14415   if (ConstantFPSDNode *C = dyn_cast<ConstantFPSDNode>(N->getOperand(1)))
14416     if (C->getValueAPF().isPosZero())
14417       return N->getOperand(1);
14418   return SDValue();
14419 }
14420
14421 static SDValue PerformBTCombine(SDNode *N,
14422                                 SelectionDAG &DAG,
14423                                 TargetLowering::DAGCombinerInfo &DCI) {
14424   // BT ignores high bits in the bit index operand.
14425   SDValue Op1 = N->getOperand(1);
14426   if (Op1.hasOneUse()) {
14427     unsigned BitWidth = Op1.getValueSizeInBits();
14428     APInt DemandedMask = APInt::getLowBitsSet(BitWidth, Log2_32(BitWidth));
14429     APInt KnownZero, KnownOne;
14430     TargetLowering::TargetLoweringOpt TLO(DAG, !DCI.isBeforeLegalize(),
14431                                           !DCI.isBeforeLegalizeOps());
14432     const TargetLowering &TLI = DAG.getTargetLoweringInfo();
14433     if (TLO.ShrinkDemandedConstant(Op1, DemandedMask) ||
14434         TLI.SimplifyDemandedBits(Op1, DemandedMask, KnownZero, KnownOne, TLO))
14435       DCI.CommitTargetLoweringOpt(TLO);
14436   }
14437   return SDValue();
14438 }
14439
14440 static SDValue PerformVZEXT_MOVLCombine(SDNode *N, SelectionDAG &DAG) {
14441   SDValue Op = N->getOperand(0);
14442   if (Op.getOpcode() == ISD::BITCAST)
14443     Op = Op.getOperand(0);
14444   EVT VT = N->getValueType(0), OpVT = Op.getValueType();
14445   if (Op.getOpcode() == X86ISD::VZEXT_LOAD &&
14446       VT.getVectorElementType().getSizeInBits() ==
14447       OpVT.getVectorElementType().getSizeInBits()) {
14448     return DAG.getNode(ISD::BITCAST, N->getDebugLoc(), VT, Op);
14449   }
14450   return SDValue();
14451 }
14452
14453 static SDValue PerformZExtCombine(SDNode *N, SelectionDAG &DAG) {
14454   // (i32 zext (and (i8  x86isd::setcc_carry), 1)) ->
14455   //           (and (i32 x86isd::setcc_carry), 1)
14456   // This eliminates the zext. This transformation is necessary because
14457   // ISD::SETCC is always legalized to i8.
14458   DebugLoc dl = N->getDebugLoc();
14459   SDValue N0 = N->getOperand(0);
14460   EVT VT = N->getValueType(0);
14461   if (N0.getOpcode() == ISD::AND &&
14462       N0.hasOneUse() &&
14463       N0.getOperand(0).hasOneUse()) {
14464     SDValue N00 = N0.getOperand(0);
14465     if (N00.getOpcode() != X86ISD::SETCC_CARRY)
14466       return SDValue();
14467     ConstantSDNode *C = dyn_cast<ConstantSDNode>(N0.getOperand(1));
14468     if (!C || C->getZExtValue() != 1)
14469       return SDValue();
14470     return DAG.getNode(ISD::AND, dl, VT,
14471                        DAG.getNode(X86ISD::SETCC_CARRY, dl, VT,
14472                                    N00.getOperand(0), N00.getOperand(1)),
14473                        DAG.getConstant(1, VT));
14474   }
14475
14476   return SDValue();
14477 }
14478
14479 // Optimize  RES = X86ISD::SETCC CONDCODE, EFLAG_INPUT
14480 static SDValue PerformSETCCCombine(SDNode *N, SelectionDAG &DAG) {
14481   unsigned X86CC = N->getConstantOperandVal(0);
14482   SDValue EFLAG = N->getOperand(1);
14483   DebugLoc DL = N->getDebugLoc();
14484
14485   // Materialize "setb reg" as "sbb reg,reg", since it can be extended without
14486   // a zext and produces an all-ones bit which is more useful than 0/1 in some
14487   // cases.
14488   if (X86CC == X86::COND_B)
14489     return DAG.getNode(ISD::AND, DL, MVT::i8,
14490                        DAG.getNode(X86ISD::SETCC_CARRY, DL, MVT::i8,
14491                                    DAG.getConstant(X86CC, MVT::i8), EFLAG),
14492                        DAG.getConstant(1, MVT::i8));
14493
14494   return SDValue();
14495 }
14496
14497 static SDValue PerformSINT_TO_FPCombine(SDNode *N, SelectionDAG &DAG,
14498                                         const X86TargetLowering *XTLI) {
14499   SDValue Op0 = N->getOperand(0);
14500   // Transform (SINT_TO_FP (i64 ...)) into an x87 operation if we have
14501   // a 32-bit target where SSE doesn't support i64->FP operations.
14502   if (Op0.getOpcode() == ISD::LOAD) {
14503     LoadSDNode *Ld = cast<LoadSDNode>(Op0.getNode());
14504     EVT VT = Ld->getValueType(0);
14505     if (!Ld->isVolatile() && !N->getValueType(0).isVector() &&
14506         ISD::isNON_EXTLoad(Op0.getNode()) && Op0.hasOneUse() &&
14507         !XTLI->getSubtarget()->is64Bit() &&
14508         !DAG.getTargetLoweringInfo().isTypeLegal(VT)) {
14509       SDValue FILDChain = XTLI->BuildFILD(SDValue(N, 0), Ld->getValueType(0),
14510                                           Ld->getChain(), Op0, DAG);
14511       DAG.ReplaceAllUsesOfValueWith(Op0.getValue(1), FILDChain.getValue(1));
14512       return FILDChain;
14513     }
14514   }
14515   return SDValue();
14516 }
14517
14518 // Optimize RES, EFLAGS = X86ISD::ADC LHS, RHS, EFLAGS
14519 static SDValue PerformADCCombine(SDNode *N, SelectionDAG &DAG,
14520                                  X86TargetLowering::DAGCombinerInfo &DCI) {
14521   // If the LHS and RHS of the ADC node are zero, then it can't overflow and
14522   // the result is either zero or one (depending on the input carry bit).
14523   // Strength reduce this down to a "set on carry" aka SETCC_CARRY&1.
14524   if (X86::isZeroNode(N->getOperand(0)) &&
14525       X86::isZeroNode(N->getOperand(1)) &&
14526       // We don't have a good way to replace an EFLAGS use, so only do this when
14527       // dead right now.
14528       SDValue(N, 1).use_empty()) {
14529     DebugLoc DL = N->getDebugLoc();
14530     EVT VT = N->getValueType(0);
14531     SDValue CarryOut = DAG.getConstant(0, N->getValueType(1));
14532     SDValue Res1 = DAG.getNode(ISD::AND, DL, VT,
14533                                DAG.getNode(X86ISD::SETCC_CARRY, DL, VT,
14534                                            DAG.getConstant(X86::COND_B,MVT::i8),
14535                                            N->getOperand(2)),
14536                                DAG.getConstant(1, VT));
14537     return DCI.CombineTo(N, Res1, CarryOut);
14538   }
14539
14540   return SDValue();
14541 }
14542
14543 // fold (add Y, (sete  X, 0)) -> adc  0, Y
14544 //      (add Y, (setne X, 0)) -> sbb -1, Y
14545 //      (sub (sete  X, 0), Y) -> sbb  0, Y
14546 //      (sub (setne X, 0), Y) -> adc -1, Y
14547 static SDValue OptimizeConditionalInDecrement(SDNode *N, SelectionDAG &DAG) {
14548   DebugLoc DL = N->getDebugLoc();
14549
14550   // Look through ZExts.
14551   SDValue Ext = N->getOperand(N->getOpcode() == ISD::SUB ? 1 : 0);
14552   if (Ext.getOpcode() != ISD::ZERO_EXTEND || !Ext.hasOneUse())
14553     return SDValue();
14554
14555   SDValue SetCC = Ext.getOperand(0);
14556   if (SetCC.getOpcode() != X86ISD::SETCC || !SetCC.hasOneUse())
14557     return SDValue();
14558
14559   X86::CondCode CC = (X86::CondCode)SetCC.getConstantOperandVal(0);
14560   if (CC != X86::COND_E && CC != X86::COND_NE)
14561     return SDValue();
14562
14563   SDValue Cmp = SetCC.getOperand(1);
14564   if (Cmp.getOpcode() != X86ISD::CMP || !Cmp.hasOneUse() ||
14565       !X86::isZeroNode(Cmp.getOperand(1)) ||
14566       !Cmp.getOperand(0).getValueType().isInteger())
14567     return SDValue();
14568
14569   SDValue CmpOp0 = Cmp.getOperand(0);
14570   SDValue NewCmp = DAG.getNode(X86ISD::CMP, DL, MVT::i32, CmpOp0,
14571                                DAG.getConstant(1, CmpOp0.getValueType()));
14572
14573   SDValue OtherVal = N->getOperand(N->getOpcode() == ISD::SUB ? 0 : 1);
14574   if (CC == X86::COND_NE)
14575     return DAG.getNode(N->getOpcode() == ISD::SUB ? X86ISD::ADC : X86ISD::SBB,
14576                        DL, OtherVal.getValueType(), OtherVal,
14577                        DAG.getConstant(-1ULL, OtherVal.getValueType()), NewCmp);
14578   return DAG.getNode(N->getOpcode() == ISD::SUB ? X86ISD::SBB : X86ISD::ADC,
14579                      DL, OtherVal.getValueType(), OtherVal,
14580                      DAG.getConstant(0, OtherVal.getValueType()), NewCmp);
14581 }
14582
14583 /// PerformADDCombine - Do target-specific dag combines on integer adds.
14584 static SDValue PerformAddCombine(SDNode *N, SelectionDAG &DAG,
14585                                  const X86Subtarget *Subtarget) {
14586   EVT VT = N->getValueType(0);
14587   SDValue Op0 = N->getOperand(0);
14588   SDValue Op1 = N->getOperand(1);
14589
14590   // Try to synthesize horizontal adds from adds of shuffles.
14591   if (((Subtarget->hasSSSE3() && (VT == MVT::v8i16 || VT == MVT::v4i32)) ||
14592        (Subtarget->hasAVX2() && (VT == MVT::v16i16 || VT == MVT::v8i32))) &&
14593       isHorizontalBinOp(Op0, Op1, true))
14594     return DAG.getNode(X86ISD::HADD, N->getDebugLoc(), VT, Op0, Op1);
14595
14596   return OptimizeConditionalInDecrement(N, DAG);
14597 }
14598
14599 static SDValue PerformSubCombine(SDNode *N, SelectionDAG &DAG,
14600                                  const X86Subtarget *Subtarget) {
14601   SDValue Op0 = N->getOperand(0);
14602   SDValue Op1 = N->getOperand(1);
14603
14604   // X86 can't encode an immediate LHS of a sub. See if we can push the
14605   // negation into a preceding instruction.
14606   if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op0)) {
14607     // If the RHS of the sub is a XOR with one use and a constant, invert the
14608     // immediate. Then add one to the LHS of the sub so we can turn
14609     // X-Y -> X+~Y+1, saving one register.
14610     if (Op1->hasOneUse() && Op1.getOpcode() == ISD::XOR &&
14611         isa<ConstantSDNode>(Op1.getOperand(1))) {
14612       APInt XorC = cast<ConstantSDNode>(Op1.getOperand(1))->getAPIntValue();
14613       EVT VT = Op0.getValueType();
14614       SDValue NewXor = DAG.getNode(ISD::XOR, Op1.getDebugLoc(), VT,
14615                                    Op1.getOperand(0),
14616                                    DAG.getConstant(~XorC, VT));
14617       return DAG.getNode(ISD::ADD, N->getDebugLoc(), VT, NewXor,
14618                          DAG.getConstant(C->getAPIntValue()+1, VT));
14619     }
14620   }
14621
14622   // Try to synthesize horizontal adds from adds of shuffles.
14623   EVT VT = N->getValueType(0);
14624   if (((Subtarget->hasSSSE3() && (VT == MVT::v8i16 || VT == MVT::v4i32)) ||
14625        (Subtarget->hasAVX2() && (VT == MVT::v16i16 || VT == MVT::v8i32))) &&
14626       isHorizontalBinOp(Op0, Op1, true))
14627     return DAG.getNode(X86ISD::HSUB, N->getDebugLoc(), VT, Op0, Op1);
14628
14629   return OptimizeConditionalInDecrement(N, DAG);
14630 }
14631
14632 SDValue X86TargetLowering::PerformDAGCombine(SDNode *N,
14633                                              DAGCombinerInfo &DCI) const {
14634   SelectionDAG &DAG = DCI.DAG;
14635   switch (N->getOpcode()) {
14636   default: break;
14637   case ISD::EXTRACT_VECTOR_ELT:
14638     return PerformEXTRACT_VECTOR_ELTCombine(N, DAG, *this);
14639   case ISD::VSELECT:
14640   case ISD::SELECT:         return PerformSELECTCombine(N, DAG, Subtarget);
14641   case X86ISD::CMOV:        return PerformCMOVCombine(N, DAG, DCI);
14642   case ISD::ADD:            return PerformAddCombine(N, DAG, Subtarget);
14643   case ISD::SUB:            return PerformSubCombine(N, DAG, Subtarget);
14644   case X86ISD::ADC:         return PerformADCCombine(N, DAG, DCI);
14645   case ISD::MUL:            return PerformMulCombine(N, DAG, DCI);
14646   case ISD::SHL:
14647   case ISD::SRA:
14648   case ISD::SRL:            return PerformShiftCombine(N, DAG, Subtarget);
14649   case ISD::AND:            return PerformAndCombine(N, DAG, DCI, Subtarget);
14650   case ISD::OR:             return PerformOrCombine(N, DAG, DCI, Subtarget);
14651   case ISD::XOR:            return PerformXorCombine(N, DAG, DCI, Subtarget);
14652   case ISD::LOAD:           return PerformLOADCombine(N, DAG, Subtarget);
14653   case ISD::STORE:          return PerformSTORECombine(N, DAG, Subtarget);
14654   case ISD::SINT_TO_FP:     return PerformSINT_TO_FPCombine(N, DAG, this);
14655   case ISD::FADD:           return PerformFADDCombine(N, DAG, Subtarget);
14656   case ISD::FSUB:           return PerformFSUBCombine(N, DAG, Subtarget);
14657   case X86ISD::FXOR:
14658   case X86ISD::FOR:         return PerformFORCombine(N, DAG);
14659   case X86ISD::FAND:        return PerformFANDCombine(N, DAG);
14660   case X86ISD::BT:          return PerformBTCombine(N, DAG, DCI);
14661   case X86ISD::VZEXT_MOVL:  return PerformVZEXT_MOVLCombine(N, DAG);
14662   case ISD::ZERO_EXTEND:    return PerformZExtCombine(N, DAG);
14663   case X86ISD::SETCC:       return PerformSETCCCombine(N, DAG);
14664   case X86ISD::SHUFP:       // Handle all target specific shuffles
14665   case X86ISD::PALIGN:
14666   case X86ISD::UNPCKH:
14667   case X86ISD::UNPCKL:
14668   case X86ISD::MOVHLPS:
14669   case X86ISD::MOVLHPS:
14670   case X86ISD::PSHUFD:
14671   case X86ISD::PSHUFHW:
14672   case X86ISD::PSHUFLW:
14673   case X86ISD::MOVSS:
14674   case X86ISD::MOVSD:
14675   case X86ISD::VPERMILP:
14676   case X86ISD::VPERM2X128:
14677   case ISD::VECTOR_SHUFFLE: return PerformShuffleCombine(N, DAG, DCI,Subtarget);
14678   }
14679
14680   return SDValue();
14681 }
14682
14683 /// isTypeDesirableForOp - Return true if the target has native support for
14684 /// the specified value type and it is 'desirable' to use the type for the
14685 /// given node type. e.g. On x86 i16 is legal, but undesirable since i16
14686 /// instruction encodings are longer and some i16 instructions are slow.
14687 bool X86TargetLowering::isTypeDesirableForOp(unsigned Opc, EVT VT) const {
14688   if (!isTypeLegal(VT))
14689     return false;
14690   if (VT != MVT::i16)
14691     return true;
14692
14693   switch (Opc) {
14694   default:
14695     return true;
14696   case ISD::LOAD:
14697   case ISD::SIGN_EXTEND:
14698   case ISD::ZERO_EXTEND:
14699   case ISD::ANY_EXTEND:
14700   case ISD::SHL:
14701   case ISD::SRL:
14702   case ISD::SUB:
14703   case ISD::ADD:
14704   case ISD::MUL:
14705   case ISD::AND:
14706   case ISD::OR:
14707   case ISD::XOR:
14708     return false;
14709   }
14710 }
14711
14712 /// IsDesirableToPromoteOp - This method query the target whether it is
14713 /// beneficial for dag combiner to promote the specified node. If true, it
14714 /// should return the desired promotion type by reference.
14715 bool X86TargetLowering::IsDesirableToPromoteOp(SDValue Op, EVT &PVT) const {
14716   EVT VT = Op.getValueType();
14717   if (VT != MVT::i16)
14718     return false;
14719
14720   bool Promote = false;
14721   bool Commute = false;
14722   switch (Op.getOpcode()) {
14723   default: break;
14724   case ISD::LOAD: {
14725     LoadSDNode *LD = cast<LoadSDNode>(Op);
14726     // If the non-extending load has a single use and it's not live out, then it
14727     // might be folded.
14728     if (LD->getExtensionType() == ISD::NON_EXTLOAD /*&&
14729                                                      Op.hasOneUse()*/) {
14730       for (SDNode::use_iterator UI = Op.getNode()->use_begin(),
14731              UE = Op.getNode()->use_end(); UI != UE; ++UI) {
14732         // The only case where we'd want to promote LOAD (rather then it being
14733         // promoted as an operand is when it's only use is liveout.
14734         if (UI->getOpcode() != ISD::CopyToReg)
14735           return false;
14736       }
14737     }
14738     Promote = true;
14739     break;
14740   }
14741   case ISD::SIGN_EXTEND:
14742   case ISD::ZERO_EXTEND:
14743   case ISD::ANY_EXTEND:
14744     Promote = true;
14745     break;
14746   case ISD::SHL:
14747   case ISD::SRL: {
14748     SDValue N0 = Op.getOperand(0);
14749     // Look out for (store (shl (load), x)).
14750     if (MayFoldLoad(N0) && MayFoldIntoStore(Op))
14751       return false;
14752     Promote = true;
14753     break;
14754   }
14755   case ISD::ADD:
14756   case ISD::MUL:
14757   case ISD::AND:
14758   case ISD::OR:
14759   case ISD::XOR:
14760     Commute = true;
14761     // fallthrough
14762   case ISD::SUB: {
14763     SDValue N0 = Op.getOperand(0);
14764     SDValue N1 = Op.getOperand(1);
14765     if (!Commute && MayFoldLoad(N1))
14766       return false;
14767     // Avoid disabling potential load folding opportunities.
14768     if (MayFoldLoad(N0) && (!isa<ConstantSDNode>(N1) || MayFoldIntoStore(Op)))
14769       return false;
14770     if (MayFoldLoad(N1) && (!isa<ConstantSDNode>(N0) || MayFoldIntoStore(Op)))
14771       return false;
14772     Promote = true;
14773   }
14774   }
14775
14776   PVT = MVT::i32;
14777   return Promote;
14778 }
14779
14780 //===----------------------------------------------------------------------===//
14781 //                           X86 Inline Assembly Support
14782 //===----------------------------------------------------------------------===//
14783
14784 namespace {
14785   // Helper to match a string separated by whitespace.
14786   bool matchAsmImpl(StringRef s, ArrayRef<const StringRef *> args) {
14787     s = s.substr(s.find_first_not_of(" \t")); // Skip leading whitespace.
14788
14789     for (unsigned i = 0, e = args.size(); i != e; ++i) {
14790       StringRef piece(*args[i]);
14791       if (!s.startswith(piece)) // Check if the piece matches.
14792         return false;
14793
14794       s = s.substr(piece.size());
14795       StringRef::size_type pos = s.find_first_not_of(" \t");
14796       if (pos == 0) // We matched a prefix.
14797         return false;
14798
14799       s = s.substr(pos);
14800     }
14801
14802     return s.empty();
14803   }
14804   const VariadicFunction1<bool, StringRef, StringRef, matchAsmImpl> matchAsm={};
14805 }
14806
14807 bool X86TargetLowering::ExpandInlineAsm(CallInst *CI) const {
14808   InlineAsm *IA = cast<InlineAsm>(CI->getCalledValue());
14809
14810   std::string AsmStr = IA->getAsmString();
14811
14812   IntegerType *Ty = dyn_cast<IntegerType>(CI->getType());
14813   if (!Ty || Ty->getBitWidth() % 16 != 0)
14814     return false;
14815
14816   // TODO: should remove alternatives from the asmstring: "foo {a|b}" -> "foo a"
14817   SmallVector<StringRef, 4> AsmPieces;
14818   SplitString(AsmStr, AsmPieces, ";\n");
14819
14820   switch (AsmPieces.size()) {
14821   default: return false;
14822   case 1:
14823     // FIXME: this should verify that we are targeting a 486 or better.  If not,
14824     // we will turn this bswap into something that will be lowered to logical
14825     // ops instead of emitting the bswap asm.  For now, we don't support 486 or
14826     // lower so don't worry about this.
14827     // bswap $0
14828     if (matchAsm(AsmPieces[0], "bswap", "$0") ||
14829         matchAsm(AsmPieces[0], "bswapl", "$0") ||
14830         matchAsm(AsmPieces[0], "bswapq", "$0") ||
14831         matchAsm(AsmPieces[0], "bswap", "${0:q}") ||
14832         matchAsm(AsmPieces[0], "bswapl", "${0:q}") ||
14833         matchAsm(AsmPieces[0], "bswapq", "${0:q}")) {
14834       // No need to check constraints, nothing other than the equivalent of
14835       // "=r,0" would be valid here.
14836       return IntrinsicLowering::LowerToByteSwap(CI);
14837     }
14838
14839     // rorw $$8, ${0:w}  -->  llvm.bswap.i16
14840     if (CI->getType()->isIntegerTy(16) &&
14841         IA->getConstraintString().compare(0, 5, "=r,0,") == 0 &&
14842         (matchAsm(AsmPieces[0], "rorw", "$$8,", "${0:w}") ||
14843          matchAsm(AsmPieces[0], "rolw", "$$8,", "${0:w}"))) {
14844       AsmPieces.clear();
14845       const std::string &ConstraintsStr = IA->getConstraintString();
14846       SplitString(StringRef(ConstraintsStr).substr(5), AsmPieces, ",");
14847       std::sort(AsmPieces.begin(), AsmPieces.end());
14848       if (AsmPieces.size() == 4 &&
14849           AsmPieces[0] == "~{cc}" &&
14850           AsmPieces[1] == "~{dirflag}" &&
14851           AsmPieces[2] == "~{flags}" &&
14852           AsmPieces[3] == "~{fpsr}")
14853       return IntrinsicLowering::LowerToByteSwap(CI);
14854     }
14855     break;
14856   case 3:
14857     if (CI->getType()->isIntegerTy(32) &&
14858         IA->getConstraintString().compare(0, 5, "=r,0,") == 0 &&
14859         matchAsm(AsmPieces[0], "rorw", "$$8,", "${0:w}") &&
14860         matchAsm(AsmPieces[1], "rorl", "$$16,", "$0") &&
14861         matchAsm(AsmPieces[2], "rorw", "$$8,", "${0:w}")) {
14862       AsmPieces.clear();
14863       const std::string &ConstraintsStr = IA->getConstraintString();
14864       SplitString(StringRef(ConstraintsStr).substr(5), AsmPieces, ",");
14865       std::sort(AsmPieces.begin(), AsmPieces.end());
14866       if (AsmPieces.size() == 4 &&
14867           AsmPieces[0] == "~{cc}" &&
14868           AsmPieces[1] == "~{dirflag}" &&
14869           AsmPieces[2] == "~{flags}" &&
14870           AsmPieces[3] == "~{fpsr}")
14871         return IntrinsicLowering::LowerToByteSwap(CI);
14872     }
14873
14874     if (CI->getType()->isIntegerTy(64)) {
14875       InlineAsm::ConstraintInfoVector Constraints = IA->ParseConstraints();
14876       if (Constraints.size() >= 2 &&
14877           Constraints[0].Codes.size() == 1 && Constraints[0].Codes[0] == "A" &&
14878           Constraints[1].Codes.size() == 1 && Constraints[1].Codes[0] == "0") {
14879         // bswap %eax / bswap %edx / xchgl %eax, %edx  -> llvm.bswap.i64
14880         if (matchAsm(AsmPieces[0], "bswap", "%eax") &&
14881             matchAsm(AsmPieces[1], "bswap", "%edx") &&
14882             matchAsm(AsmPieces[2], "xchgl", "%eax,", "%edx"))
14883           return IntrinsicLowering::LowerToByteSwap(CI);
14884       }
14885     }
14886     break;
14887   }
14888   return false;
14889 }
14890
14891
14892
14893 /// getConstraintType - Given a constraint letter, return the type of
14894 /// constraint it is for this target.
14895 X86TargetLowering::ConstraintType
14896 X86TargetLowering::getConstraintType(const std::string &Constraint) const {
14897   if (Constraint.size() == 1) {
14898     switch (Constraint[0]) {
14899     case 'R':
14900     case 'q':
14901     case 'Q':
14902     case 'f':
14903     case 't':
14904     case 'u':
14905     case 'y':
14906     case 'x':
14907     case 'Y':
14908     case 'l':
14909       return C_RegisterClass;
14910     case 'a':
14911     case 'b':
14912     case 'c':
14913     case 'd':
14914     case 'S':
14915     case 'D':
14916     case 'A':
14917       return C_Register;
14918     case 'I':
14919     case 'J':
14920     case 'K':
14921     case 'L':
14922     case 'M':
14923     case 'N':
14924     case 'G':
14925     case 'C':
14926     case 'e':
14927     case 'Z':
14928       return C_Other;
14929     default:
14930       break;
14931     }
14932   }
14933   return TargetLowering::getConstraintType(Constraint);
14934 }
14935
14936 /// Examine constraint type and operand type and determine a weight value.
14937 /// This object must already have been set up with the operand type
14938 /// and the current alternative constraint selected.
14939 TargetLowering::ConstraintWeight
14940   X86TargetLowering::getSingleConstraintMatchWeight(
14941     AsmOperandInfo &info, const char *constraint) const {
14942   ConstraintWeight weight = CW_Invalid;
14943   Value *CallOperandVal = info.CallOperandVal;
14944     // If we don't have a value, we can't do a match,
14945     // but allow it at the lowest weight.
14946   if (CallOperandVal == NULL)
14947     return CW_Default;
14948   Type *type = CallOperandVal->getType();
14949   // Look at the constraint type.
14950   switch (*constraint) {
14951   default:
14952     weight = TargetLowering::getSingleConstraintMatchWeight(info, constraint);
14953   case 'R':
14954   case 'q':
14955   case 'Q':
14956   case 'a':
14957   case 'b':
14958   case 'c':
14959   case 'd':
14960   case 'S':
14961   case 'D':
14962   case 'A':
14963     if (CallOperandVal->getType()->isIntegerTy())
14964       weight = CW_SpecificReg;
14965     break;
14966   case 'f':
14967   case 't':
14968   case 'u':
14969       if (type->isFloatingPointTy())
14970         weight = CW_SpecificReg;
14971       break;
14972   case 'y':
14973       if (type->isX86_MMXTy() && Subtarget->hasMMX())
14974         weight = CW_SpecificReg;
14975       break;
14976   case 'x':
14977   case 'Y':
14978     if (((type->getPrimitiveSizeInBits() == 128) && Subtarget->hasSSE1()) ||
14979         ((type->getPrimitiveSizeInBits() == 256) && Subtarget->hasAVX()))
14980       weight = CW_Register;
14981     break;
14982   case 'I':
14983     if (ConstantInt *C = dyn_cast<ConstantInt>(info.CallOperandVal)) {
14984       if (C->getZExtValue() <= 31)
14985         weight = CW_Constant;
14986     }
14987     break;
14988   case 'J':
14989     if (ConstantInt *C = dyn_cast<ConstantInt>(CallOperandVal)) {
14990       if (C->getZExtValue() <= 63)
14991         weight = CW_Constant;
14992     }
14993     break;
14994   case 'K':
14995     if (ConstantInt *C = dyn_cast<ConstantInt>(CallOperandVal)) {
14996       if ((C->getSExtValue() >= -0x80) && (C->getSExtValue() <= 0x7f))
14997         weight = CW_Constant;
14998     }
14999     break;
15000   case 'L':
15001     if (ConstantInt *C = dyn_cast<ConstantInt>(CallOperandVal)) {
15002       if ((C->getZExtValue() == 0xff) || (C->getZExtValue() == 0xffff))
15003         weight = CW_Constant;
15004     }
15005     break;
15006   case 'M':
15007     if (ConstantInt *C = dyn_cast<ConstantInt>(CallOperandVal)) {
15008       if (C->getZExtValue() <= 3)
15009         weight = CW_Constant;
15010     }
15011     break;
15012   case 'N':
15013     if (ConstantInt *C = dyn_cast<ConstantInt>(CallOperandVal)) {
15014       if (C->getZExtValue() <= 0xff)
15015         weight = CW_Constant;
15016     }
15017     break;
15018   case 'G':
15019   case 'C':
15020     if (dyn_cast<ConstantFP>(CallOperandVal)) {
15021       weight = CW_Constant;
15022     }
15023     break;
15024   case 'e':
15025     if (ConstantInt *C = dyn_cast<ConstantInt>(CallOperandVal)) {
15026       if ((C->getSExtValue() >= -0x80000000LL) &&
15027           (C->getSExtValue() <= 0x7fffffffLL))
15028         weight = CW_Constant;
15029     }
15030     break;
15031   case 'Z':
15032     if (ConstantInt *C = dyn_cast<ConstantInt>(CallOperandVal)) {
15033       if (C->getZExtValue() <= 0xffffffff)
15034         weight = CW_Constant;
15035     }
15036     break;
15037   }
15038   return weight;
15039 }
15040
15041 /// LowerXConstraint - try to replace an X constraint, which matches anything,
15042 /// with another that has more specific requirements based on the type of the
15043 /// corresponding operand.
15044 const char *X86TargetLowering::
15045 LowerXConstraint(EVT ConstraintVT) const {
15046   // FP X constraints get lowered to SSE1/2 registers if available, otherwise
15047   // 'f' like normal targets.
15048   if (ConstraintVT.isFloatingPoint()) {
15049     if (Subtarget->hasSSE2())
15050       return "Y";
15051     if (Subtarget->hasSSE1())
15052       return "x";
15053   }
15054
15055   return TargetLowering::LowerXConstraint(ConstraintVT);
15056 }
15057
15058 /// LowerAsmOperandForConstraint - Lower the specified operand into the Ops
15059 /// vector.  If it is invalid, don't add anything to Ops.
15060 void X86TargetLowering::LowerAsmOperandForConstraint(SDValue Op,
15061                                                      std::string &Constraint,
15062                                                      std::vector<SDValue>&Ops,
15063                                                      SelectionDAG &DAG) const {
15064   SDValue Result(0, 0);
15065
15066   // Only support length 1 constraints for now.
15067   if (Constraint.length() > 1) return;
15068
15069   char ConstraintLetter = Constraint[0];
15070   switch (ConstraintLetter) {
15071   default: break;
15072   case 'I':
15073     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op)) {
15074       if (C->getZExtValue() <= 31) {
15075         Result = DAG.getTargetConstant(C->getZExtValue(), Op.getValueType());
15076         break;
15077       }
15078     }
15079     return;
15080   case 'J':
15081     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op)) {
15082       if (C->getZExtValue() <= 63) {
15083         Result = DAG.getTargetConstant(C->getZExtValue(), Op.getValueType());
15084         break;
15085       }
15086     }
15087     return;
15088   case 'K':
15089     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op)) {
15090       if ((int8_t)C->getSExtValue() == C->getSExtValue()) {
15091         Result = DAG.getTargetConstant(C->getZExtValue(), Op.getValueType());
15092         break;
15093       }
15094     }
15095     return;
15096   case 'N':
15097     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op)) {
15098       if (C->getZExtValue() <= 255) {
15099         Result = DAG.getTargetConstant(C->getZExtValue(), Op.getValueType());
15100         break;
15101       }
15102     }
15103     return;
15104   case 'e': {
15105     // 32-bit signed value
15106     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op)) {
15107       if (ConstantInt::isValueValidForType(Type::getInt32Ty(*DAG.getContext()),
15108                                            C->getSExtValue())) {
15109         // Widen to 64 bits here to get it sign extended.
15110         Result = DAG.getTargetConstant(C->getSExtValue(), MVT::i64);
15111         break;
15112       }
15113     // FIXME gcc accepts some relocatable values here too, but only in certain
15114     // memory models; it's complicated.
15115     }
15116     return;
15117   }
15118   case 'Z': {
15119     // 32-bit unsigned value
15120     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op)) {
15121       if (ConstantInt::isValueValidForType(Type::getInt32Ty(*DAG.getContext()),
15122                                            C->getZExtValue())) {
15123         Result = DAG.getTargetConstant(C->getZExtValue(), Op.getValueType());
15124         break;
15125       }
15126     }
15127     // FIXME gcc accepts some relocatable values here too, but only in certain
15128     // memory models; it's complicated.
15129     return;
15130   }
15131   case 'i': {
15132     // Literal immediates are always ok.
15133     if (ConstantSDNode *CST = dyn_cast<ConstantSDNode>(Op)) {
15134       // Widen to 64 bits here to get it sign extended.
15135       Result = DAG.getTargetConstant(CST->getSExtValue(), MVT::i64);
15136       break;
15137     }
15138
15139     // In any sort of PIC mode addresses need to be computed at runtime by
15140     // adding in a register or some sort of table lookup.  These can't
15141     // be used as immediates.
15142     if (Subtarget->isPICStyleGOT() || Subtarget->isPICStyleStubPIC())
15143       return;
15144
15145     // If we are in non-pic codegen mode, we allow the address of a global (with
15146     // an optional displacement) to be used with 'i'.
15147     GlobalAddressSDNode *GA = 0;
15148     int64_t Offset = 0;
15149
15150     // Match either (GA), (GA+C), (GA+C1+C2), etc.
15151     while (1) {
15152       if ((GA = dyn_cast<GlobalAddressSDNode>(Op))) {
15153         Offset += GA->getOffset();
15154         break;
15155       } else if (Op.getOpcode() == ISD::ADD) {
15156         if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op.getOperand(1))) {
15157           Offset += C->getZExtValue();
15158           Op = Op.getOperand(0);
15159           continue;
15160         }
15161       } else if (Op.getOpcode() == ISD::SUB) {
15162         if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op.getOperand(1))) {
15163           Offset += -C->getZExtValue();
15164           Op = Op.getOperand(0);
15165           continue;
15166         }
15167       }
15168
15169       // Otherwise, this isn't something we can handle, reject it.
15170       return;
15171     }
15172
15173     const GlobalValue *GV = GA->getGlobal();
15174     // If we require an extra load to get this address, as in PIC mode, we
15175     // can't accept it.
15176     if (isGlobalStubReference(Subtarget->ClassifyGlobalReference(GV,
15177                                                         getTargetMachine())))
15178       return;
15179
15180     Result = DAG.getTargetGlobalAddress(GV, Op.getDebugLoc(),
15181                                         GA->getValueType(0), Offset);
15182     break;
15183   }
15184   }
15185
15186   if (Result.getNode()) {
15187     Ops.push_back(Result);
15188     return;
15189   }
15190   return TargetLowering::LowerAsmOperandForConstraint(Op, Constraint, Ops, DAG);
15191 }
15192
15193 std::pair<unsigned, const TargetRegisterClass*>
15194 X86TargetLowering::getRegForInlineAsmConstraint(const std::string &Constraint,
15195                                                 EVT VT) const {
15196   // First, see if this is a constraint that directly corresponds to an LLVM
15197   // register class.
15198   if (Constraint.size() == 1) {
15199     // GCC Constraint Letters
15200     switch (Constraint[0]) {
15201     default: break;
15202       // TODO: Slight differences here in allocation order and leaving
15203       // RIP in the class. Do they matter any more here than they do
15204       // in the normal allocation?
15205     case 'q':   // GENERAL_REGS in 64-bit mode, Q_REGS in 32-bit mode.
15206       if (Subtarget->is64Bit()) {
15207         if (VT == MVT::i32 || VT == MVT::f32)
15208           return std::make_pair(0U, X86::GR32RegisterClass);
15209         else if (VT == MVT::i16)
15210           return std::make_pair(0U, X86::GR16RegisterClass);
15211         else if (VT == MVT::i8 || VT == MVT::i1)
15212           return std::make_pair(0U, X86::GR8RegisterClass);
15213         else if (VT == MVT::i64 || VT == MVT::f64)
15214           return std::make_pair(0U, X86::GR64RegisterClass);
15215         break;
15216       }
15217       // 32-bit fallthrough
15218     case 'Q':   // Q_REGS
15219       if (VT == MVT::i32 || VT == MVT::f32)
15220         return std::make_pair(0U, X86::GR32_ABCDRegisterClass);
15221       else if (VT == MVT::i16)
15222         return std::make_pair(0U, X86::GR16_ABCDRegisterClass);
15223       else if (VT == MVT::i8 || VT == MVT::i1)
15224         return std::make_pair(0U, X86::GR8_ABCD_LRegisterClass);
15225       else if (VT == MVT::i64)
15226         return std::make_pair(0U, X86::GR64_ABCDRegisterClass);
15227       break;
15228     case 'r':   // GENERAL_REGS
15229     case 'l':   // INDEX_REGS
15230       if (VT == MVT::i8 || VT == MVT::i1)
15231         return std::make_pair(0U, X86::GR8RegisterClass);
15232       if (VT == MVT::i16)
15233         return std::make_pair(0U, X86::GR16RegisterClass);
15234       if (VT == MVT::i32 || VT == MVT::f32 || !Subtarget->is64Bit())
15235         return std::make_pair(0U, X86::GR32RegisterClass);
15236       return std::make_pair(0U, X86::GR64RegisterClass);
15237     case 'R':   // LEGACY_REGS
15238       if (VT == MVT::i8 || VT == MVT::i1)
15239         return std::make_pair(0U, X86::GR8_NOREXRegisterClass);
15240       if (VT == MVT::i16)
15241         return std::make_pair(0U, X86::GR16_NOREXRegisterClass);
15242       if (VT == MVT::i32 || !Subtarget->is64Bit())
15243         return std::make_pair(0U, X86::GR32_NOREXRegisterClass);
15244       return std::make_pair(0U, X86::GR64_NOREXRegisterClass);
15245     case 'f':  // FP Stack registers.
15246       // If SSE is enabled for this VT, use f80 to ensure the isel moves the
15247       // value to the correct fpstack register class.
15248       if (VT == MVT::f32 && !isScalarFPTypeInSSEReg(VT))
15249         return std::make_pair(0U, X86::RFP32RegisterClass);
15250       if (VT == MVT::f64 && !isScalarFPTypeInSSEReg(VT))
15251         return std::make_pair(0U, X86::RFP64RegisterClass);
15252       return std::make_pair(0U, X86::RFP80RegisterClass);
15253     case 'y':   // MMX_REGS if MMX allowed.
15254       if (!Subtarget->hasMMX()) break;
15255       return std::make_pair(0U, X86::VR64RegisterClass);
15256     case 'Y':   // SSE_REGS if SSE2 allowed
15257       if (!Subtarget->hasSSE2()) break;
15258       // FALL THROUGH.
15259     case 'x':   // SSE_REGS if SSE1 allowed or AVX_REGS if AVX allowed
15260       if (!Subtarget->hasSSE1()) break;
15261
15262       switch (VT.getSimpleVT().SimpleTy) {
15263       default: break;
15264       // Scalar SSE types.
15265       case MVT::f32:
15266       case MVT::i32:
15267         return std::make_pair(0U, X86::FR32RegisterClass);
15268       case MVT::f64:
15269       case MVT::i64:
15270         return std::make_pair(0U, X86::FR64RegisterClass);
15271       // Vector types.
15272       case MVT::v16i8:
15273       case MVT::v8i16:
15274       case MVT::v4i32:
15275       case MVT::v2i64:
15276       case MVT::v4f32:
15277       case MVT::v2f64:
15278         return std::make_pair(0U, X86::VR128RegisterClass);
15279       // AVX types.
15280       case MVT::v32i8:
15281       case MVT::v16i16:
15282       case MVT::v8i32:
15283       case MVT::v4i64:
15284       case MVT::v8f32:
15285       case MVT::v4f64:
15286         return std::make_pair(0U, X86::VR256RegisterClass);
15287         
15288       }
15289       break;
15290     }
15291   }
15292
15293   // Use the default implementation in TargetLowering to convert the register
15294   // constraint into a member of a register class.
15295   std::pair<unsigned, const TargetRegisterClass*> Res;
15296   Res = TargetLowering::getRegForInlineAsmConstraint(Constraint, VT);
15297
15298   // Not found as a standard register?
15299   if (Res.second == 0) {
15300     // Map st(0) -> st(7) -> ST0
15301     if (Constraint.size() == 7 && Constraint[0] == '{' &&
15302         tolower(Constraint[1]) == 's' &&
15303         tolower(Constraint[2]) == 't' &&
15304         Constraint[3] == '(' &&
15305         (Constraint[4] >= '0' && Constraint[4] <= '7') &&
15306         Constraint[5] == ')' &&
15307         Constraint[6] == '}') {
15308
15309       Res.first = X86::ST0+Constraint[4]-'0';
15310       Res.second = X86::RFP80RegisterClass;
15311       return Res;
15312     }
15313
15314     // GCC allows "st(0)" to be called just plain "st".
15315     if (StringRef("{st}").equals_lower(Constraint)) {
15316       Res.first = X86::ST0;
15317       Res.second = X86::RFP80RegisterClass;
15318       return Res;
15319     }
15320
15321     // flags -> EFLAGS
15322     if (StringRef("{flags}").equals_lower(Constraint)) {
15323       Res.first = X86::EFLAGS;
15324       Res.second = X86::CCRRegisterClass;
15325       return Res;
15326     }
15327
15328     // 'A' means EAX + EDX.
15329     if (Constraint == "A") {
15330       Res.first = X86::EAX;
15331       Res.second = X86::GR32_ADRegisterClass;
15332       return Res;
15333     }
15334     return Res;
15335   }
15336
15337   // Otherwise, check to see if this is a register class of the wrong value
15338   // type.  For example, we want to map "{ax},i32" -> {eax}, we don't want it to
15339   // turn into {ax},{dx}.
15340   if (Res.second->hasType(VT))
15341     return Res;   // Correct type already, nothing to do.
15342
15343   // All of the single-register GCC register classes map their values onto
15344   // 16-bit register pieces "ax","dx","cx","bx","si","di","bp","sp".  If we
15345   // really want an 8-bit or 32-bit register, map to the appropriate register
15346   // class and return the appropriate register.
15347   if (Res.second == X86::GR16RegisterClass) {
15348     if (VT == MVT::i8) {
15349       unsigned DestReg = 0;
15350       switch (Res.first) {
15351       default: break;
15352       case X86::AX: DestReg = X86::AL; break;
15353       case X86::DX: DestReg = X86::DL; break;
15354       case X86::CX: DestReg = X86::CL; break;
15355       case X86::BX: DestReg = X86::BL; break;
15356       }
15357       if (DestReg) {
15358         Res.first = DestReg;
15359         Res.second = X86::GR8RegisterClass;
15360       }
15361     } else if (VT == MVT::i32) {
15362       unsigned DestReg = 0;
15363       switch (Res.first) {
15364       default: break;
15365       case X86::AX: DestReg = X86::EAX; break;
15366       case X86::DX: DestReg = X86::EDX; break;
15367       case X86::CX: DestReg = X86::ECX; break;
15368       case X86::BX: DestReg = X86::EBX; break;
15369       case X86::SI: DestReg = X86::ESI; break;
15370       case X86::DI: DestReg = X86::EDI; break;
15371       case X86::BP: DestReg = X86::EBP; break;
15372       case X86::SP: DestReg = X86::ESP; break;
15373       }
15374       if (DestReg) {
15375         Res.first = DestReg;
15376         Res.second = X86::GR32RegisterClass;
15377       }
15378     } else if (VT == MVT::i64) {
15379       unsigned DestReg = 0;
15380       switch (Res.first) {
15381       default: break;
15382       case X86::AX: DestReg = X86::RAX; break;
15383       case X86::DX: DestReg = X86::RDX; break;
15384       case X86::CX: DestReg = X86::RCX; break;
15385       case X86::BX: DestReg = X86::RBX; break;
15386       case X86::SI: DestReg = X86::RSI; break;
15387       case X86::DI: DestReg = X86::RDI; break;
15388       case X86::BP: DestReg = X86::RBP; break;
15389       case X86::SP: DestReg = X86::RSP; break;
15390       }
15391       if (DestReg) {
15392         Res.first = DestReg;
15393         Res.second = X86::GR64RegisterClass;
15394       }
15395     }
15396   } else if (Res.second == X86::FR32RegisterClass ||
15397              Res.second == X86::FR64RegisterClass ||
15398              Res.second == X86::VR128RegisterClass) {
15399     // Handle references to XMM physical registers that got mapped into the
15400     // wrong class.  This can happen with constraints like {xmm0} where the
15401     // target independent register mapper will just pick the first match it can
15402     // find, ignoring the required type.
15403     if (VT == MVT::f32)
15404       Res.second = X86::FR32RegisterClass;
15405     else if (VT == MVT::f64)
15406       Res.second = X86::FR64RegisterClass;
15407     else if (X86::VR128RegisterClass->hasType(VT))
15408       Res.second = X86::VR128RegisterClass;
15409   }
15410
15411   return Res;
15412 }