Silencing a usually-helpful-but-braindead-silly-in-this-case sign mismatch warning...
[oota-llvm.git] / lib / Target / X86 / X86ISelLowering.cpp
1 //===-- X86ISelLowering.cpp - X86 DAG Lowering Implementation -------------===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 // This file defines the interfaces that X86 uses to lower LLVM code into a
11 // selection DAG.
12 //
13 //===----------------------------------------------------------------------===//
14
15 #include "X86ISelLowering.h"
16 #include "Utils/X86ShuffleDecode.h"
17 #include "X86CallingConv.h"
18 #include "X86InstrBuilder.h"
19 #include "X86MachineFunctionInfo.h"
20 #include "X86TargetMachine.h"
21 #include "X86TargetObjectFile.h"
22 #include "llvm/ADT/SmallSet.h"
23 #include "llvm/ADT/Statistic.h"
24 #include "llvm/ADT/StringExtras.h"
25 #include "llvm/ADT/StringSwitch.h"
26 #include "llvm/ADT/VariadicFunction.h"
27 #include "llvm/CodeGen/IntrinsicLowering.h"
28 #include "llvm/CodeGen/MachineFrameInfo.h"
29 #include "llvm/CodeGen/MachineFunction.h"
30 #include "llvm/CodeGen/MachineInstrBuilder.h"
31 #include "llvm/CodeGen/MachineJumpTableInfo.h"
32 #include "llvm/CodeGen/MachineModuleInfo.h"
33 #include "llvm/CodeGen/MachineRegisterInfo.h"
34 #include "llvm/IR/CallSite.h"
35 #include "llvm/IR/CallingConv.h"
36 #include "llvm/IR/Constants.h"
37 #include "llvm/IR/DerivedTypes.h"
38 #include "llvm/IR/Function.h"
39 #include "llvm/IR/GlobalAlias.h"
40 #include "llvm/IR/GlobalVariable.h"
41 #include "llvm/IR/Instructions.h"
42 #include "llvm/IR/Intrinsics.h"
43 #include "llvm/MC/MCAsmInfo.h"
44 #include "llvm/MC/MCContext.h"
45 #include "llvm/MC/MCExpr.h"
46 #include "llvm/MC/MCSymbol.h"
47 #include "llvm/Support/CommandLine.h"
48 #include "llvm/Support/Debug.h"
49 #include "llvm/Support/ErrorHandling.h"
50 #include "llvm/Support/MathExtras.h"
51 #include "llvm/Target/TargetOptions.h"
52 #include "X86IntrinsicsInfo.h"
53 #include <bitset>
54 #include <numeric>
55 #include <cctype>
56 using namespace llvm;
57
58 #define DEBUG_TYPE "x86-isel"
59
60 STATISTIC(NumTailCalls, "Number of tail calls");
61
62 static cl::opt<bool> ExperimentalVectorWideningLegalization(
63     "x86-experimental-vector-widening-legalization", cl::init(false),
64     cl::desc("Enable an experimental vector type legalization through widening "
65              "rather than promotion."),
66     cl::Hidden);
67
68 static cl::opt<bool> ExperimentalVectorShuffleLowering(
69     "x86-experimental-vector-shuffle-lowering", cl::init(false),
70     cl::desc("Enable an experimental vector shuffle lowering code path."),
71     cl::Hidden);
72
73 // Forward declarations.
74 static SDValue getMOVL(SelectionDAG &DAG, SDLoc dl, EVT VT, SDValue V1,
75                        SDValue V2);
76
77 static SDValue ExtractSubVector(SDValue Vec, unsigned IdxVal,
78                                 SelectionDAG &DAG, SDLoc dl,
79                                 unsigned vectorWidth) {
80   assert((vectorWidth == 128 || vectorWidth == 256) &&
81          "Unsupported vector width");
82   EVT VT = Vec.getValueType();
83   EVT ElVT = VT.getVectorElementType();
84   unsigned Factor = VT.getSizeInBits()/vectorWidth;
85   EVT ResultVT = EVT::getVectorVT(*DAG.getContext(), ElVT,
86                                   VT.getVectorNumElements()/Factor);
87
88   // Extract from UNDEF is UNDEF.
89   if (Vec.getOpcode() == ISD::UNDEF)
90     return DAG.getUNDEF(ResultVT);
91
92   // Extract the relevant vectorWidth bits.  Generate an EXTRACT_SUBVECTOR
93   unsigned ElemsPerChunk = vectorWidth / ElVT.getSizeInBits();
94
95   // This is the index of the first element of the vectorWidth-bit chunk
96   // we want.
97   unsigned NormalizedIdxVal = (((IdxVal * ElVT.getSizeInBits()) / vectorWidth)
98                                * ElemsPerChunk);
99
100   // If the input is a buildvector just emit a smaller one.
101   if (Vec.getOpcode() == ISD::BUILD_VECTOR)
102     return DAG.getNode(ISD::BUILD_VECTOR, dl, ResultVT,
103                        makeArrayRef(Vec->op_begin()+NormalizedIdxVal,
104                                     ElemsPerChunk));
105
106   SDValue VecIdx = DAG.getIntPtrConstant(NormalizedIdxVal);
107   SDValue Result = DAG.getNode(ISD::EXTRACT_SUBVECTOR, dl, ResultVT, Vec,
108                                VecIdx);
109
110   return Result;
111
112 }
113 /// Generate a DAG to grab 128-bits from a vector > 128 bits.  This
114 /// sets things up to match to an AVX VEXTRACTF128 / VEXTRACTI128
115 /// or AVX-512 VEXTRACTF32x4 / VEXTRACTI32x4
116 /// instructions or a simple subregister reference. Idx is an index in the
117 /// 128 bits we want.  It need not be aligned to a 128-bit bounday.  That makes
118 /// lowering EXTRACT_VECTOR_ELT operations easier.
119 static SDValue Extract128BitVector(SDValue Vec, unsigned IdxVal,
120                                    SelectionDAG &DAG, SDLoc dl) {
121   assert((Vec.getValueType().is256BitVector() ||
122           Vec.getValueType().is512BitVector()) && "Unexpected vector size!");
123   return ExtractSubVector(Vec, IdxVal, DAG, dl, 128);
124 }
125
126 /// Generate a DAG to grab 256-bits from a 512-bit vector.
127 static SDValue Extract256BitVector(SDValue Vec, unsigned IdxVal,
128                                    SelectionDAG &DAG, SDLoc dl) {
129   assert(Vec.getValueType().is512BitVector() && "Unexpected vector size!");
130   return ExtractSubVector(Vec, IdxVal, DAG, dl, 256);
131 }
132
133 static SDValue InsertSubVector(SDValue Result, SDValue Vec,
134                                unsigned IdxVal, SelectionDAG &DAG,
135                                SDLoc dl, unsigned vectorWidth) {
136   assert((vectorWidth == 128 || vectorWidth == 256) &&
137          "Unsupported vector width");
138   // Inserting UNDEF is Result
139   if (Vec.getOpcode() == ISD::UNDEF)
140     return Result;
141   EVT VT = Vec.getValueType();
142   EVT ElVT = VT.getVectorElementType();
143   EVT ResultVT = Result.getValueType();
144
145   // Insert the relevant vectorWidth bits.
146   unsigned ElemsPerChunk = vectorWidth/ElVT.getSizeInBits();
147
148   // This is the index of the first element of the vectorWidth-bit chunk
149   // we want.
150   unsigned NormalizedIdxVal = (((IdxVal * ElVT.getSizeInBits())/vectorWidth)
151                                * ElemsPerChunk);
152
153   SDValue VecIdx = DAG.getIntPtrConstant(NormalizedIdxVal);
154   return DAG.getNode(ISD::INSERT_SUBVECTOR, dl, ResultVT, Result, Vec,
155                      VecIdx);
156 }
157 /// Generate a DAG to put 128-bits into a vector > 128 bits.  This
158 /// sets things up to match to an AVX VINSERTF128/VINSERTI128 or
159 /// AVX-512 VINSERTF32x4/VINSERTI32x4 instructions or a
160 /// simple superregister reference.  Idx is an index in the 128 bits
161 /// we want.  It need not be aligned to a 128-bit bounday.  That makes
162 /// lowering INSERT_VECTOR_ELT operations easier.
163 static SDValue Insert128BitVector(SDValue Result, SDValue Vec,
164                                   unsigned IdxVal, SelectionDAG &DAG,
165                                   SDLoc dl) {
166   assert(Vec.getValueType().is128BitVector() && "Unexpected vector size!");
167   return InsertSubVector(Result, Vec, IdxVal, DAG, dl, 128);
168 }
169
170 static SDValue Insert256BitVector(SDValue Result, SDValue Vec,
171                                   unsigned IdxVal, SelectionDAG &DAG,
172                                   SDLoc dl) {
173   assert(Vec.getValueType().is256BitVector() && "Unexpected vector size!");
174   return InsertSubVector(Result, Vec, IdxVal, DAG, dl, 256);
175 }
176
177 /// Concat two 128-bit vectors into a 256 bit vector using VINSERTF128
178 /// instructions. This is used because creating CONCAT_VECTOR nodes of
179 /// BUILD_VECTORS returns a larger BUILD_VECTOR while we're trying to lower
180 /// large BUILD_VECTORS.
181 static SDValue Concat128BitVectors(SDValue V1, SDValue V2, EVT VT,
182                                    unsigned NumElems, SelectionDAG &DAG,
183                                    SDLoc dl) {
184   SDValue V = Insert128BitVector(DAG.getUNDEF(VT), V1, 0, DAG, dl);
185   return Insert128BitVector(V, V2, NumElems/2, DAG, dl);
186 }
187
188 static SDValue Concat256BitVectors(SDValue V1, SDValue V2, EVT VT,
189                                    unsigned NumElems, SelectionDAG &DAG,
190                                    SDLoc dl) {
191   SDValue V = Insert256BitVector(DAG.getUNDEF(VT), V1, 0, DAG, dl);
192   return Insert256BitVector(V, V2, NumElems/2, DAG, dl);
193 }
194
195 static TargetLoweringObjectFile *createTLOF(const Triple &TT) {
196   if (TT.isOSBinFormatMachO()) {
197     if (TT.getArch() == Triple::x86_64)
198       return new X86_64MachoTargetObjectFile();
199     return new TargetLoweringObjectFileMachO();
200   }
201
202   if (TT.isOSLinux())
203     return new X86LinuxTargetObjectFile();
204   if (TT.isOSBinFormatELF())
205     return new TargetLoweringObjectFileELF();
206   if (TT.isKnownWindowsMSVCEnvironment())
207     return new X86WindowsTargetObjectFile();
208   if (TT.isOSBinFormatCOFF())
209     return new TargetLoweringObjectFileCOFF();
210   llvm_unreachable("unknown subtarget type");
211 }
212
213 // FIXME: This should stop caching the target machine as soon as
214 // we can remove resetOperationActions et al.
215 X86TargetLowering::X86TargetLowering(X86TargetMachine &TM)
216   : TargetLowering(TM, createTLOF(Triple(TM.getTargetTriple()))) {
217   Subtarget = &TM.getSubtarget<X86Subtarget>();
218   X86ScalarSSEf64 = Subtarget->hasSSE2();
219   X86ScalarSSEf32 = Subtarget->hasSSE1();
220   TD = getDataLayout();
221
222   resetOperationActions();
223 }
224
225 void X86TargetLowering::resetOperationActions() {
226   const TargetMachine &TM = getTargetMachine();
227   static bool FirstTimeThrough = true;
228
229   // If none of the target options have changed, then we don't need to reset the
230   // operation actions.
231   if (!FirstTimeThrough && TO == TM.Options) return;
232
233   if (!FirstTimeThrough) {
234     // Reinitialize the actions.
235     initActions();
236     FirstTimeThrough = false;
237   }
238
239   TO = TM.Options;
240
241   // Set up the TargetLowering object.
242   static const MVT IntVTs[] = { MVT::i8, MVT::i16, MVT::i32, MVT::i64 };
243
244   // X86 is weird, it always uses i8 for shift amounts and setcc results.
245   setBooleanContents(ZeroOrOneBooleanContent);
246   // X86-SSE is even stranger. It uses -1 or 0 for vector masks.
247   setBooleanVectorContents(ZeroOrNegativeOneBooleanContent);
248
249   // For 64-bit since we have so many registers use the ILP scheduler, for
250   // 32-bit code use the register pressure specific scheduling.
251   // For Atom, always use ILP scheduling.
252   if (Subtarget->isAtom())
253     setSchedulingPreference(Sched::ILP);
254   else if (Subtarget->is64Bit())
255     setSchedulingPreference(Sched::ILP);
256   else
257     setSchedulingPreference(Sched::RegPressure);
258   const X86RegisterInfo *RegInfo =
259       TM.getSubtarget<X86Subtarget>().getRegisterInfo();
260   setStackPointerRegisterToSaveRestore(RegInfo->getStackRegister());
261
262   // Bypass expensive divides on Atom when compiling with O2
263   if (Subtarget->hasSlowDivide() && TM.getOptLevel() >= CodeGenOpt::Default) {
264     addBypassSlowDiv(32, 8);
265     if (Subtarget->is64Bit())
266       addBypassSlowDiv(64, 16);
267   }
268
269   if (Subtarget->isTargetKnownWindowsMSVC()) {
270     // Setup Windows compiler runtime calls.
271     setLibcallName(RTLIB::SDIV_I64, "_alldiv");
272     setLibcallName(RTLIB::UDIV_I64, "_aulldiv");
273     setLibcallName(RTLIB::SREM_I64, "_allrem");
274     setLibcallName(RTLIB::UREM_I64, "_aullrem");
275     setLibcallName(RTLIB::MUL_I64, "_allmul");
276     setLibcallCallingConv(RTLIB::SDIV_I64, CallingConv::X86_StdCall);
277     setLibcallCallingConv(RTLIB::UDIV_I64, CallingConv::X86_StdCall);
278     setLibcallCallingConv(RTLIB::SREM_I64, CallingConv::X86_StdCall);
279     setLibcallCallingConv(RTLIB::UREM_I64, CallingConv::X86_StdCall);
280     setLibcallCallingConv(RTLIB::MUL_I64, CallingConv::X86_StdCall);
281
282     // The _ftol2 runtime function has an unusual calling conv, which
283     // is modeled by a special pseudo-instruction.
284     setLibcallName(RTLIB::FPTOUINT_F64_I64, nullptr);
285     setLibcallName(RTLIB::FPTOUINT_F32_I64, nullptr);
286     setLibcallName(RTLIB::FPTOUINT_F64_I32, nullptr);
287     setLibcallName(RTLIB::FPTOUINT_F32_I32, nullptr);
288   }
289
290   if (Subtarget->isTargetDarwin()) {
291     // Darwin should use _setjmp/_longjmp instead of setjmp/longjmp.
292     setUseUnderscoreSetJmp(false);
293     setUseUnderscoreLongJmp(false);
294   } else if (Subtarget->isTargetWindowsGNU()) {
295     // MS runtime is weird: it exports _setjmp, but longjmp!
296     setUseUnderscoreSetJmp(true);
297     setUseUnderscoreLongJmp(false);
298   } else {
299     setUseUnderscoreSetJmp(true);
300     setUseUnderscoreLongJmp(true);
301   }
302
303   // Set up the register classes.
304   addRegisterClass(MVT::i8, &X86::GR8RegClass);
305   addRegisterClass(MVT::i16, &X86::GR16RegClass);
306   addRegisterClass(MVT::i32, &X86::GR32RegClass);
307   if (Subtarget->is64Bit())
308     addRegisterClass(MVT::i64, &X86::GR64RegClass);
309
310   setLoadExtAction(ISD::SEXTLOAD, MVT::i1, Promote);
311
312   // We don't accept any truncstore of integer registers.
313   setTruncStoreAction(MVT::i64, MVT::i32, Expand);
314   setTruncStoreAction(MVT::i64, MVT::i16, Expand);
315   setTruncStoreAction(MVT::i64, MVT::i8 , Expand);
316   setTruncStoreAction(MVT::i32, MVT::i16, Expand);
317   setTruncStoreAction(MVT::i32, MVT::i8 , Expand);
318   setTruncStoreAction(MVT::i16, MVT::i8,  Expand);
319
320   // SETOEQ and SETUNE require checking two conditions.
321   setCondCodeAction(ISD::SETOEQ, MVT::f32, Expand);
322   setCondCodeAction(ISD::SETOEQ, MVT::f64, Expand);
323   setCondCodeAction(ISD::SETOEQ, MVT::f80, Expand);
324   setCondCodeAction(ISD::SETUNE, MVT::f32, Expand);
325   setCondCodeAction(ISD::SETUNE, MVT::f64, Expand);
326   setCondCodeAction(ISD::SETUNE, MVT::f80, Expand);
327
328   // Promote all UINT_TO_FP to larger SINT_TO_FP's, as X86 doesn't have this
329   // operation.
330   setOperationAction(ISD::UINT_TO_FP       , MVT::i1   , Promote);
331   setOperationAction(ISD::UINT_TO_FP       , MVT::i8   , Promote);
332   setOperationAction(ISD::UINT_TO_FP       , MVT::i16  , Promote);
333
334   if (Subtarget->is64Bit()) {
335     setOperationAction(ISD::UINT_TO_FP     , MVT::i32  , Promote);
336     setOperationAction(ISD::UINT_TO_FP     , MVT::i64  , Custom);
337   } else if (!TM.Options.UseSoftFloat) {
338     // We have an algorithm for SSE2->double, and we turn this into a
339     // 64-bit FILD followed by conditional FADD for other targets.
340     setOperationAction(ISD::UINT_TO_FP     , MVT::i64  , Custom);
341     // We have an algorithm for SSE2, and we turn this into a 64-bit
342     // FILD for other targets.
343     setOperationAction(ISD::UINT_TO_FP     , MVT::i32  , Custom);
344   }
345
346   // Promote i1/i8 SINT_TO_FP to larger SINT_TO_FP's, as X86 doesn't have
347   // this operation.
348   setOperationAction(ISD::SINT_TO_FP       , MVT::i1   , Promote);
349   setOperationAction(ISD::SINT_TO_FP       , MVT::i8   , Promote);
350
351   if (!TM.Options.UseSoftFloat) {
352     // SSE has no i16 to fp conversion, only i32
353     if (X86ScalarSSEf32) {
354       setOperationAction(ISD::SINT_TO_FP     , MVT::i16  , Promote);
355       // f32 and f64 cases are Legal, f80 case is not
356       setOperationAction(ISD::SINT_TO_FP     , MVT::i32  , Custom);
357     } else {
358       setOperationAction(ISD::SINT_TO_FP     , MVT::i16  , Custom);
359       setOperationAction(ISD::SINT_TO_FP     , MVT::i32  , Custom);
360     }
361   } else {
362     setOperationAction(ISD::SINT_TO_FP     , MVT::i16  , Promote);
363     setOperationAction(ISD::SINT_TO_FP     , MVT::i32  , Promote);
364   }
365
366   // In 32-bit mode these are custom lowered.  In 64-bit mode F32 and F64
367   // are Legal, f80 is custom lowered.
368   setOperationAction(ISD::FP_TO_SINT     , MVT::i64  , Custom);
369   setOperationAction(ISD::SINT_TO_FP     , MVT::i64  , Custom);
370
371   // Promote i1/i8 FP_TO_SINT to larger FP_TO_SINTS's, as X86 doesn't have
372   // this operation.
373   setOperationAction(ISD::FP_TO_SINT       , MVT::i1   , Promote);
374   setOperationAction(ISD::FP_TO_SINT       , MVT::i8   , Promote);
375
376   if (X86ScalarSSEf32) {
377     setOperationAction(ISD::FP_TO_SINT     , MVT::i16  , Promote);
378     // f32 and f64 cases are Legal, f80 case is not
379     setOperationAction(ISD::FP_TO_SINT     , MVT::i32  , Custom);
380   } else {
381     setOperationAction(ISD::FP_TO_SINT     , MVT::i16  , Custom);
382     setOperationAction(ISD::FP_TO_SINT     , MVT::i32  , Custom);
383   }
384
385   // Handle FP_TO_UINT by promoting the destination to a larger signed
386   // conversion.
387   setOperationAction(ISD::FP_TO_UINT       , MVT::i1   , Promote);
388   setOperationAction(ISD::FP_TO_UINT       , MVT::i8   , Promote);
389   setOperationAction(ISD::FP_TO_UINT       , MVT::i16  , Promote);
390
391   if (Subtarget->is64Bit()) {
392     setOperationAction(ISD::FP_TO_UINT     , MVT::i64  , Expand);
393     setOperationAction(ISD::FP_TO_UINT     , MVT::i32  , Promote);
394   } else if (!TM.Options.UseSoftFloat) {
395     // Since AVX is a superset of SSE3, only check for SSE here.
396     if (Subtarget->hasSSE1() && !Subtarget->hasSSE3())
397       // Expand FP_TO_UINT into a select.
398       // FIXME: We would like to use a Custom expander here eventually to do
399       // the optimal thing for SSE vs. the default expansion in the legalizer.
400       setOperationAction(ISD::FP_TO_UINT   , MVT::i32  , Expand);
401     else
402       // With SSE3 we can use fisttpll to convert to a signed i64; without
403       // SSE, we're stuck with a fistpll.
404       setOperationAction(ISD::FP_TO_UINT   , MVT::i32  , Custom);
405   }
406
407   if (isTargetFTOL()) {
408     // Use the _ftol2 runtime function, which has a pseudo-instruction
409     // to handle its weird calling convention.
410     setOperationAction(ISD::FP_TO_UINT     , MVT::i64  , Custom);
411   }
412
413   // TODO: when we have SSE, these could be more efficient, by using movd/movq.
414   if (!X86ScalarSSEf64) {
415     setOperationAction(ISD::BITCAST        , MVT::f32  , Expand);
416     setOperationAction(ISD::BITCAST        , MVT::i32  , Expand);
417     if (Subtarget->is64Bit()) {
418       setOperationAction(ISD::BITCAST      , MVT::f64  , Expand);
419       // Without SSE, i64->f64 goes through memory.
420       setOperationAction(ISD::BITCAST      , MVT::i64  , Expand);
421     }
422   }
423
424   // Scalar integer divide and remainder are lowered to use operations that
425   // produce two results, to match the available instructions. This exposes
426   // the two-result form to trivial CSE, which is able to combine x/y and x%y
427   // into a single instruction.
428   //
429   // Scalar integer multiply-high is also lowered to use two-result
430   // operations, to match the available instructions. However, plain multiply
431   // (low) operations are left as Legal, as there are single-result
432   // instructions for this in x86. Using the two-result multiply instructions
433   // when both high and low results are needed must be arranged by dagcombine.
434   for (unsigned i = 0; i != array_lengthof(IntVTs); ++i) {
435     MVT VT = IntVTs[i];
436     setOperationAction(ISD::MULHS, VT, Expand);
437     setOperationAction(ISD::MULHU, VT, Expand);
438     setOperationAction(ISD::SDIV, VT, Expand);
439     setOperationAction(ISD::UDIV, VT, Expand);
440     setOperationAction(ISD::SREM, VT, Expand);
441     setOperationAction(ISD::UREM, VT, Expand);
442
443     // Add/Sub overflow ops with MVT::Glues are lowered to EFLAGS dependences.
444     setOperationAction(ISD::ADDC, VT, Custom);
445     setOperationAction(ISD::ADDE, VT, Custom);
446     setOperationAction(ISD::SUBC, VT, Custom);
447     setOperationAction(ISD::SUBE, VT, Custom);
448   }
449
450   setOperationAction(ISD::BR_JT            , MVT::Other, Expand);
451   setOperationAction(ISD::BRCOND           , MVT::Other, Custom);
452   setOperationAction(ISD::BR_CC            , MVT::f32,   Expand);
453   setOperationAction(ISD::BR_CC            , MVT::f64,   Expand);
454   setOperationAction(ISD::BR_CC            , MVT::f80,   Expand);
455   setOperationAction(ISD::BR_CC            , MVT::i8,    Expand);
456   setOperationAction(ISD::BR_CC            , MVT::i16,   Expand);
457   setOperationAction(ISD::BR_CC            , MVT::i32,   Expand);
458   setOperationAction(ISD::BR_CC            , MVT::i64,   Expand);
459   setOperationAction(ISD::SELECT_CC        , MVT::f32,   Expand);
460   setOperationAction(ISD::SELECT_CC        , MVT::f64,   Expand);
461   setOperationAction(ISD::SELECT_CC        , MVT::f80,   Expand);
462   setOperationAction(ISD::SELECT_CC        , MVT::i8,    Expand);
463   setOperationAction(ISD::SELECT_CC        , MVT::i16,   Expand);
464   setOperationAction(ISD::SELECT_CC        , MVT::i32,   Expand);
465   setOperationAction(ISD::SELECT_CC        , MVT::i64,   Expand);
466   if (Subtarget->is64Bit())
467     setOperationAction(ISD::SIGN_EXTEND_INREG, MVT::i32, Legal);
468   setOperationAction(ISD::SIGN_EXTEND_INREG, MVT::i16  , Legal);
469   setOperationAction(ISD::SIGN_EXTEND_INREG, MVT::i8   , Legal);
470   setOperationAction(ISD::SIGN_EXTEND_INREG, MVT::i1   , Expand);
471   setOperationAction(ISD::FP_ROUND_INREG   , MVT::f32  , Expand);
472   setOperationAction(ISD::FREM             , MVT::f32  , Expand);
473   setOperationAction(ISD::FREM             , MVT::f64  , Expand);
474   setOperationAction(ISD::FREM             , MVT::f80  , Expand);
475   setOperationAction(ISD::FLT_ROUNDS_      , MVT::i32  , Custom);
476
477   // Promote the i8 variants and force them on up to i32 which has a shorter
478   // encoding.
479   setOperationAction(ISD::CTTZ             , MVT::i8   , Promote);
480   AddPromotedToType (ISD::CTTZ             , MVT::i8   , MVT::i32);
481   setOperationAction(ISD::CTTZ_ZERO_UNDEF  , MVT::i8   , Promote);
482   AddPromotedToType (ISD::CTTZ_ZERO_UNDEF  , MVT::i8   , MVT::i32);
483   if (Subtarget->hasBMI()) {
484     setOperationAction(ISD::CTTZ_ZERO_UNDEF, MVT::i16  , Expand);
485     setOperationAction(ISD::CTTZ_ZERO_UNDEF, MVT::i32  , Expand);
486     if (Subtarget->is64Bit())
487       setOperationAction(ISD::CTTZ_ZERO_UNDEF, MVT::i64, Expand);
488   } else {
489     setOperationAction(ISD::CTTZ           , MVT::i16  , Custom);
490     setOperationAction(ISD::CTTZ           , MVT::i32  , Custom);
491     if (Subtarget->is64Bit())
492       setOperationAction(ISD::CTTZ         , MVT::i64  , Custom);
493   }
494
495   if (Subtarget->hasLZCNT()) {
496     // When promoting the i8 variants, force them to i32 for a shorter
497     // encoding.
498     setOperationAction(ISD::CTLZ           , MVT::i8   , Promote);
499     AddPromotedToType (ISD::CTLZ           , MVT::i8   , MVT::i32);
500     setOperationAction(ISD::CTLZ_ZERO_UNDEF, MVT::i8   , Promote);
501     AddPromotedToType (ISD::CTLZ_ZERO_UNDEF, MVT::i8   , MVT::i32);
502     setOperationAction(ISD::CTLZ_ZERO_UNDEF, MVT::i16  , Expand);
503     setOperationAction(ISD::CTLZ_ZERO_UNDEF, MVT::i32  , Expand);
504     if (Subtarget->is64Bit())
505       setOperationAction(ISD::CTLZ_ZERO_UNDEF, MVT::i64, Expand);
506   } else {
507     setOperationAction(ISD::CTLZ           , MVT::i8   , Custom);
508     setOperationAction(ISD::CTLZ           , MVT::i16  , Custom);
509     setOperationAction(ISD::CTLZ           , MVT::i32  , Custom);
510     setOperationAction(ISD::CTLZ_ZERO_UNDEF, MVT::i8   , Custom);
511     setOperationAction(ISD::CTLZ_ZERO_UNDEF, MVT::i16  , Custom);
512     setOperationAction(ISD::CTLZ_ZERO_UNDEF, MVT::i32  , Custom);
513     if (Subtarget->is64Bit()) {
514       setOperationAction(ISD::CTLZ         , MVT::i64  , Custom);
515       setOperationAction(ISD::CTLZ_ZERO_UNDEF, MVT::i64, Custom);
516     }
517   }
518
519   // Special handling for half-precision floating point conversions.
520   // If we don't have F16C support, then lower half float conversions
521   // into library calls.
522   if (TM.Options.UseSoftFloat || !Subtarget->hasF16C()) {
523     setOperationAction(ISD::FP16_TO_FP, MVT::f32, Expand);
524     setOperationAction(ISD::FP_TO_FP16, MVT::f32, Expand);
525   }
526
527   // There's never any support for operations beyond MVT::f32.
528   setOperationAction(ISD::FP16_TO_FP, MVT::f64, Expand);
529   setOperationAction(ISD::FP16_TO_FP, MVT::f80, Expand);
530   setOperationAction(ISD::FP_TO_FP16, MVT::f64, Expand);
531   setOperationAction(ISD::FP_TO_FP16, MVT::f80, Expand);
532
533   setLoadExtAction(ISD::EXTLOAD, MVT::f16, Expand);
534   setTruncStoreAction(MVT::f32, MVT::f16, Expand);
535   setTruncStoreAction(MVT::f64, MVT::f16, Expand);
536   setTruncStoreAction(MVT::f80, MVT::f16, Expand);
537
538   if (Subtarget->hasPOPCNT()) {
539     setOperationAction(ISD::CTPOP          , MVT::i8   , Promote);
540   } else {
541     setOperationAction(ISD::CTPOP          , MVT::i8   , Expand);
542     setOperationAction(ISD::CTPOP          , MVT::i16  , Expand);
543     setOperationAction(ISD::CTPOP          , MVT::i32  , Expand);
544     if (Subtarget->is64Bit())
545       setOperationAction(ISD::CTPOP        , MVT::i64  , Expand);
546   }
547
548   setOperationAction(ISD::READCYCLECOUNTER , MVT::i64  , Custom);
549
550   if (!Subtarget->hasMOVBE())
551     setOperationAction(ISD::BSWAP          , MVT::i16  , Expand);
552
553   // These should be promoted to a larger select which is supported.
554   setOperationAction(ISD::SELECT          , MVT::i1   , Promote);
555   // X86 wants to expand cmov itself.
556   setOperationAction(ISD::SELECT          , MVT::i8   , Custom);
557   setOperationAction(ISD::SELECT          , MVT::i16  , Custom);
558   setOperationAction(ISD::SELECT          , MVT::i32  , Custom);
559   setOperationAction(ISD::SELECT          , MVT::f32  , Custom);
560   setOperationAction(ISD::SELECT          , MVT::f64  , Custom);
561   setOperationAction(ISD::SELECT          , MVT::f80  , Custom);
562   setOperationAction(ISD::SETCC           , MVT::i8   , Custom);
563   setOperationAction(ISD::SETCC           , MVT::i16  , Custom);
564   setOperationAction(ISD::SETCC           , MVT::i32  , Custom);
565   setOperationAction(ISD::SETCC           , MVT::f32  , Custom);
566   setOperationAction(ISD::SETCC           , MVT::f64  , Custom);
567   setOperationAction(ISD::SETCC           , MVT::f80  , Custom);
568   if (Subtarget->is64Bit()) {
569     setOperationAction(ISD::SELECT        , MVT::i64  , Custom);
570     setOperationAction(ISD::SETCC         , MVT::i64  , Custom);
571   }
572   setOperationAction(ISD::EH_RETURN       , MVT::Other, Custom);
573   // NOTE: EH_SJLJ_SETJMP/_LONGJMP supported here is NOT intended to support
574   // SjLj exception handling but a light-weight setjmp/longjmp replacement to
575   // support continuation, user-level threading, and etc.. As a result, no
576   // other SjLj exception interfaces are implemented and please don't build
577   // your own exception handling based on them.
578   // LLVM/Clang supports zero-cost DWARF exception handling.
579   setOperationAction(ISD::EH_SJLJ_SETJMP, MVT::i32, Custom);
580   setOperationAction(ISD::EH_SJLJ_LONGJMP, MVT::Other, Custom);
581
582   // Darwin ABI issue.
583   setOperationAction(ISD::ConstantPool    , MVT::i32  , Custom);
584   setOperationAction(ISD::JumpTable       , MVT::i32  , Custom);
585   setOperationAction(ISD::GlobalAddress   , MVT::i32  , Custom);
586   setOperationAction(ISD::GlobalTLSAddress, MVT::i32  , Custom);
587   if (Subtarget->is64Bit())
588     setOperationAction(ISD::GlobalTLSAddress, MVT::i64, Custom);
589   setOperationAction(ISD::ExternalSymbol  , MVT::i32  , Custom);
590   setOperationAction(ISD::BlockAddress    , MVT::i32  , Custom);
591   if (Subtarget->is64Bit()) {
592     setOperationAction(ISD::ConstantPool  , MVT::i64  , Custom);
593     setOperationAction(ISD::JumpTable     , MVT::i64  , Custom);
594     setOperationAction(ISD::GlobalAddress , MVT::i64  , Custom);
595     setOperationAction(ISD::ExternalSymbol, MVT::i64  , Custom);
596     setOperationAction(ISD::BlockAddress  , MVT::i64  , Custom);
597   }
598   // 64-bit addm sub, shl, sra, srl (iff 32-bit x86)
599   setOperationAction(ISD::SHL_PARTS       , MVT::i32  , Custom);
600   setOperationAction(ISD::SRA_PARTS       , MVT::i32  , Custom);
601   setOperationAction(ISD::SRL_PARTS       , MVT::i32  , Custom);
602   if (Subtarget->is64Bit()) {
603     setOperationAction(ISD::SHL_PARTS     , MVT::i64  , Custom);
604     setOperationAction(ISD::SRA_PARTS     , MVT::i64  , Custom);
605     setOperationAction(ISD::SRL_PARTS     , MVT::i64  , Custom);
606   }
607
608   if (Subtarget->hasSSE1())
609     setOperationAction(ISD::PREFETCH      , MVT::Other, Legal);
610
611   setOperationAction(ISD::ATOMIC_FENCE  , MVT::Other, Custom);
612
613   // Expand certain atomics
614   for (unsigned i = 0; i != array_lengthof(IntVTs); ++i) {
615     MVT VT = IntVTs[i];
616     setOperationAction(ISD::ATOMIC_CMP_SWAP_WITH_SUCCESS, VT, Custom);
617     setOperationAction(ISD::ATOMIC_LOAD_SUB, VT, Custom);
618     setOperationAction(ISD::ATOMIC_STORE, VT, Custom);
619   }
620
621   if (Subtarget->hasCmpxchg16b()) {
622     setOperationAction(ISD::ATOMIC_CMP_SWAP_WITH_SUCCESS, MVT::i128, Custom);
623   }
624
625   // FIXME - use subtarget debug flags
626   if (!Subtarget->isTargetDarwin() && !Subtarget->isTargetELF() &&
627       !Subtarget->isTargetCygMing() && !Subtarget->isTargetWin64()) {
628     setOperationAction(ISD::EH_LABEL, MVT::Other, Expand);
629   }
630
631   if (Subtarget->is64Bit()) {
632     setExceptionPointerRegister(X86::RAX);
633     setExceptionSelectorRegister(X86::RDX);
634   } else {
635     setExceptionPointerRegister(X86::EAX);
636     setExceptionSelectorRegister(X86::EDX);
637   }
638   setOperationAction(ISD::FRAME_TO_ARGS_OFFSET, MVT::i32, Custom);
639   setOperationAction(ISD::FRAME_TO_ARGS_OFFSET, MVT::i64, Custom);
640
641   setOperationAction(ISD::INIT_TRAMPOLINE, MVT::Other, Custom);
642   setOperationAction(ISD::ADJUST_TRAMPOLINE, MVT::Other, Custom);
643
644   setOperationAction(ISD::TRAP, MVT::Other, Legal);
645   setOperationAction(ISD::DEBUGTRAP, MVT::Other, Legal);
646
647   // VASTART needs to be custom lowered to use the VarArgsFrameIndex
648   setOperationAction(ISD::VASTART           , MVT::Other, Custom);
649   setOperationAction(ISD::VAEND             , MVT::Other, Expand);
650   if (Subtarget->is64Bit() && !Subtarget->isTargetWin64()) {
651     // TargetInfo::X86_64ABIBuiltinVaList
652     setOperationAction(ISD::VAARG           , MVT::Other, Custom);
653     setOperationAction(ISD::VACOPY          , MVT::Other, Custom);
654   } else {
655     // TargetInfo::CharPtrBuiltinVaList
656     setOperationAction(ISD::VAARG           , MVT::Other, Expand);
657     setOperationAction(ISD::VACOPY          , MVT::Other, Expand);
658   }
659
660   setOperationAction(ISD::STACKSAVE,          MVT::Other, Expand);
661   setOperationAction(ISD::STACKRESTORE,       MVT::Other, Expand);
662
663   setOperationAction(ISD::DYNAMIC_STACKALLOC, getPointerTy(), Custom);
664
665   if (!TM.Options.UseSoftFloat && X86ScalarSSEf64) {
666     // f32 and f64 use SSE.
667     // Set up the FP register classes.
668     addRegisterClass(MVT::f32, &X86::FR32RegClass);
669     addRegisterClass(MVT::f64, &X86::FR64RegClass);
670
671     // Use ANDPD to simulate FABS.
672     setOperationAction(ISD::FABS , MVT::f64, Custom);
673     setOperationAction(ISD::FABS , MVT::f32, Custom);
674
675     // Use XORP to simulate FNEG.
676     setOperationAction(ISD::FNEG , MVT::f64, Custom);
677     setOperationAction(ISD::FNEG , MVT::f32, Custom);
678
679     // Use ANDPD and ORPD to simulate FCOPYSIGN.
680     setOperationAction(ISD::FCOPYSIGN, MVT::f64, Custom);
681     setOperationAction(ISD::FCOPYSIGN, MVT::f32, Custom);
682
683     // Lower this to FGETSIGNx86 plus an AND.
684     setOperationAction(ISD::FGETSIGN, MVT::i64, Custom);
685     setOperationAction(ISD::FGETSIGN, MVT::i32, Custom);
686
687     // We don't support sin/cos/fmod
688     setOperationAction(ISD::FSIN   , MVT::f64, Expand);
689     setOperationAction(ISD::FCOS   , MVT::f64, Expand);
690     setOperationAction(ISD::FSINCOS, MVT::f64, Expand);
691     setOperationAction(ISD::FSIN   , MVT::f32, Expand);
692     setOperationAction(ISD::FCOS   , MVT::f32, Expand);
693     setOperationAction(ISD::FSINCOS, MVT::f32, Expand);
694
695     // Expand FP immediates into loads from the stack, except for the special
696     // cases we handle.
697     addLegalFPImmediate(APFloat(+0.0)); // xorpd
698     addLegalFPImmediate(APFloat(+0.0f)); // xorps
699   } else if (!TM.Options.UseSoftFloat && X86ScalarSSEf32) {
700     // Use SSE for f32, x87 for f64.
701     // Set up the FP register classes.
702     addRegisterClass(MVT::f32, &X86::FR32RegClass);
703     addRegisterClass(MVT::f64, &X86::RFP64RegClass);
704
705     // Use ANDPS to simulate FABS.
706     setOperationAction(ISD::FABS , MVT::f32, Custom);
707
708     // Use XORP to simulate FNEG.
709     setOperationAction(ISD::FNEG , MVT::f32, Custom);
710
711     setOperationAction(ISD::UNDEF,     MVT::f64, Expand);
712
713     // Use ANDPS and ORPS to simulate FCOPYSIGN.
714     setOperationAction(ISD::FCOPYSIGN, MVT::f64, Expand);
715     setOperationAction(ISD::FCOPYSIGN, MVT::f32, Custom);
716
717     // We don't support sin/cos/fmod
718     setOperationAction(ISD::FSIN   , MVT::f32, Expand);
719     setOperationAction(ISD::FCOS   , MVT::f32, Expand);
720     setOperationAction(ISD::FSINCOS, MVT::f32, Expand);
721
722     // Special cases we handle for FP constants.
723     addLegalFPImmediate(APFloat(+0.0f)); // xorps
724     addLegalFPImmediate(APFloat(+0.0)); // FLD0
725     addLegalFPImmediate(APFloat(+1.0)); // FLD1
726     addLegalFPImmediate(APFloat(-0.0)); // FLD0/FCHS
727     addLegalFPImmediate(APFloat(-1.0)); // FLD1/FCHS
728
729     if (!TM.Options.UnsafeFPMath) {
730       setOperationAction(ISD::FSIN   , MVT::f64, Expand);
731       setOperationAction(ISD::FCOS   , MVT::f64, Expand);
732       setOperationAction(ISD::FSINCOS, MVT::f64, Expand);
733     }
734   } else if (!TM.Options.UseSoftFloat) {
735     // f32 and f64 in x87.
736     // Set up the FP register classes.
737     addRegisterClass(MVT::f64, &X86::RFP64RegClass);
738     addRegisterClass(MVT::f32, &X86::RFP32RegClass);
739
740     setOperationAction(ISD::UNDEF,     MVT::f64, Expand);
741     setOperationAction(ISD::UNDEF,     MVT::f32, Expand);
742     setOperationAction(ISD::FCOPYSIGN, MVT::f64, Expand);
743     setOperationAction(ISD::FCOPYSIGN, MVT::f32, Expand);
744
745     if (!TM.Options.UnsafeFPMath) {
746       setOperationAction(ISD::FSIN   , MVT::f64, Expand);
747       setOperationAction(ISD::FSIN   , MVT::f32, Expand);
748       setOperationAction(ISD::FCOS   , MVT::f64, Expand);
749       setOperationAction(ISD::FCOS   , MVT::f32, Expand);
750       setOperationAction(ISD::FSINCOS, MVT::f64, Expand);
751       setOperationAction(ISD::FSINCOS, MVT::f32, Expand);
752     }
753     addLegalFPImmediate(APFloat(+0.0)); // FLD0
754     addLegalFPImmediate(APFloat(+1.0)); // FLD1
755     addLegalFPImmediate(APFloat(-0.0)); // FLD0/FCHS
756     addLegalFPImmediate(APFloat(-1.0)); // FLD1/FCHS
757     addLegalFPImmediate(APFloat(+0.0f)); // FLD0
758     addLegalFPImmediate(APFloat(+1.0f)); // FLD1
759     addLegalFPImmediate(APFloat(-0.0f)); // FLD0/FCHS
760     addLegalFPImmediate(APFloat(-1.0f)); // FLD1/FCHS
761   }
762
763   // We don't support FMA.
764   setOperationAction(ISD::FMA, MVT::f64, Expand);
765   setOperationAction(ISD::FMA, MVT::f32, Expand);
766
767   // Long double always uses X87.
768   if (!TM.Options.UseSoftFloat) {
769     addRegisterClass(MVT::f80, &X86::RFP80RegClass);
770     setOperationAction(ISD::UNDEF,     MVT::f80, Expand);
771     setOperationAction(ISD::FCOPYSIGN, MVT::f80, Expand);
772     {
773       APFloat TmpFlt = APFloat::getZero(APFloat::x87DoubleExtended);
774       addLegalFPImmediate(TmpFlt);  // FLD0
775       TmpFlt.changeSign();
776       addLegalFPImmediate(TmpFlt);  // FLD0/FCHS
777
778       bool ignored;
779       APFloat TmpFlt2(+1.0);
780       TmpFlt2.convert(APFloat::x87DoubleExtended, APFloat::rmNearestTiesToEven,
781                       &ignored);
782       addLegalFPImmediate(TmpFlt2);  // FLD1
783       TmpFlt2.changeSign();
784       addLegalFPImmediate(TmpFlt2);  // FLD1/FCHS
785     }
786
787     if (!TM.Options.UnsafeFPMath) {
788       setOperationAction(ISD::FSIN   , MVT::f80, Expand);
789       setOperationAction(ISD::FCOS   , MVT::f80, Expand);
790       setOperationAction(ISD::FSINCOS, MVT::f80, Expand);
791     }
792
793     setOperationAction(ISD::FFLOOR, MVT::f80, Expand);
794     setOperationAction(ISD::FCEIL,  MVT::f80, Expand);
795     setOperationAction(ISD::FTRUNC, MVT::f80, Expand);
796     setOperationAction(ISD::FRINT,  MVT::f80, Expand);
797     setOperationAction(ISD::FNEARBYINT, MVT::f80, Expand);
798     setOperationAction(ISD::FMA, MVT::f80, Expand);
799   }
800
801   // Always use a library call for pow.
802   setOperationAction(ISD::FPOW             , MVT::f32  , Expand);
803   setOperationAction(ISD::FPOW             , MVT::f64  , Expand);
804   setOperationAction(ISD::FPOW             , MVT::f80  , Expand);
805
806   setOperationAction(ISD::FLOG, MVT::f80, Expand);
807   setOperationAction(ISD::FLOG2, MVT::f80, Expand);
808   setOperationAction(ISD::FLOG10, MVT::f80, Expand);
809   setOperationAction(ISD::FEXP, MVT::f80, Expand);
810   setOperationAction(ISD::FEXP2, MVT::f80, Expand);
811
812   // First set operation action for all vector types to either promote
813   // (for widening) or expand (for scalarization). Then we will selectively
814   // turn on ones that can be effectively codegen'd.
815   for (int i = MVT::FIRST_VECTOR_VALUETYPE;
816            i <= MVT::LAST_VECTOR_VALUETYPE; ++i) {
817     MVT VT = (MVT::SimpleValueType)i;
818     setOperationAction(ISD::ADD , VT, Expand);
819     setOperationAction(ISD::SUB , VT, Expand);
820     setOperationAction(ISD::FADD, VT, Expand);
821     setOperationAction(ISD::FNEG, VT, Expand);
822     setOperationAction(ISD::FSUB, VT, Expand);
823     setOperationAction(ISD::MUL , VT, Expand);
824     setOperationAction(ISD::FMUL, VT, Expand);
825     setOperationAction(ISD::SDIV, VT, Expand);
826     setOperationAction(ISD::UDIV, VT, Expand);
827     setOperationAction(ISD::FDIV, VT, Expand);
828     setOperationAction(ISD::SREM, VT, Expand);
829     setOperationAction(ISD::UREM, VT, Expand);
830     setOperationAction(ISD::LOAD, VT, Expand);
831     setOperationAction(ISD::VECTOR_SHUFFLE, VT, Expand);
832     setOperationAction(ISD::EXTRACT_VECTOR_ELT, VT,Expand);
833     setOperationAction(ISD::INSERT_VECTOR_ELT, VT, Expand);
834     setOperationAction(ISD::EXTRACT_SUBVECTOR, VT,Expand);
835     setOperationAction(ISD::INSERT_SUBVECTOR, VT,Expand);
836     setOperationAction(ISD::FABS, VT, Expand);
837     setOperationAction(ISD::FSIN, VT, Expand);
838     setOperationAction(ISD::FSINCOS, VT, Expand);
839     setOperationAction(ISD::FCOS, VT, Expand);
840     setOperationAction(ISD::FSINCOS, VT, Expand);
841     setOperationAction(ISD::FREM, VT, Expand);
842     setOperationAction(ISD::FMA,  VT, Expand);
843     setOperationAction(ISD::FPOWI, VT, Expand);
844     setOperationAction(ISD::FSQRT, VT, Expand);
845     setOperationAction(ISD::FCOPYSIGN, VT, Expand);
846     setOperationAction(ISD::FFLOOR, VT, Expand);
847     setOperationAction(ISD::FCEIL, VT, Expand);
848     setOperationAction(ISD::FTRUNC, VT, Expand);
849     setOperationAction(ISD::FRINT, VT, Expand);
850     setOperationAction(ISD::FNEARBYINT, VT, Expand);
851     setOperationAction(ISD::SMUL_LOHI, VT, Expand);
852     setOperationAction(ISD::MULHS, VT, Expand);
853     setOperationAction(ISD::UMUL_LOHI, VT, Expand);
854     setOperationAction(ISD::MULHU, VT, Expand);
855     setOperationAction(ISD::SDIVREM, VT, Expand);
856     setOperationAction(ISD::UDIVREM, VT, Expand);
857     setOperationAction(ISD::FPOW, VT, Expand);
858     setOperationAction(ISD::CTPOP, VT, Expand);
859     setOperationAction(ISD::CTTZ, VT, Expand);
860     setOperationAction(ISD::CTTZ_ZERO_UNDEF, VT, Expand);
861     setOperationAction(ISD::CTLZ, VT, Expand);
862     setOperationAction(ISD::CTLZ_ZERO_UNDEF, VT, Expand);
863     setOperationAction(ISD::SHL, VT, Expand);
864     setOperationAction(ISD::SRA, VT, Expand);
865     setOperationAction(ISD::SRL, VT, Expand);
866     setOperationAction(ISD::ROTL, VT, Expand);
867     setOperationAction(ISD::ROTR, VT, Expand);
868     setOperationAction(ISD::BSWAP, VT, Expand);
869     setOperationAction(ISD::SETCC, VT, Expand);
870     setOperationAction(ISD::FLOG, VT, Expand);
871     setOperationAction(ISD::FLOG2, VT, Expand);
872     setOperationAction(ISD::FLOG10, VT, Expand);
873     setOperationAction(ISD::FEXP, VT, Expand);
874     setOperationAction(ISD::FEXP2, VT, Expand);
875     setOperationAction(ISD::FP_TO_UINT, VT, Expand);
876     setOperationAction(ISD::FP_TO_SINT, VT, Expand);
877     setOperationAction(ISD::UINT_TO_FP, VT, Expand);
878     setOperationAction(ISD::SINT_TO_FP, VT, Expand);
879     setOperationAction(ISD::SIGN_EXTEND_INREG, VT,Expand);
880     setOperationAction(ISD::TRUNCATE, VT, Expand);
881     setOperationAction(ISD::SIGN_EXTEND, VT, Expand);
882     setOperationAction(ISD::ZERO_EXTEND, VT, Expand);
883     setOperationAction(ISD::ANY_EXTEND, VT, Expand);
884     setOperationAction(ISD::VSELECT, VT, Expand);
885     setOperationAction(ISD::SELECT_CC, VT, Expand);
886     for (int InnerVT = MVT::FIRST_VECTOR_VALUETYPE;
887              InnerVT <= MVT::LAST_VECTOR_VALUETYPE; ++InnerVT)
888       setTruncStoreAction(VT,
889                           (MVT::SimpleValueType)InnerVT, Expand);
890     setLoadExtAction(ISD::SEXTLOAD, VT, Expand);
891     setLoadExtAction(ISD::ZEXTLOAD, VT, Expand);
892
893     // N.b. ISD::EXTLOAD legality is basically ignored except for i1-like types,
894     // we have to deal with them whether we ask for Expansion or not. Setting
895     // Expand causes its own optimisation problems though, so leave them legal.
896     if (VT.getVectorElementType() == MVT::i1)
897       setLoadExtAction(ISD::EXTLOAD, VT, Expand);
898   }
899
900   // FIXME: In order to prevent SSE instructions being expanded to MMX ones
901   // with -msoft-float, disable use of MMX as well.
902   if (!TM.Options.UseSoftFloat && Subtarget->hasMMX()) {
903     addRegisterClass(MVT::x86mmx, &X86::VR64RegClass);
904     // No operations on x86mmx supported, everything uses intrinsics.
905   }
906
907   // MMX-sized vectors (other than x86mmx) are expected to be expanded
908   // into smaller operations.
909   setOperationAction(ISD::MULHS,              MVT::v8i8,  Expand);
910   setOperationAction(ISD::MULHS,              MVT::v4i16, Expand);
911   setOperationAction(ISD::MULHS,              MVT::v2i32, Expand);
912   setOperationAction(ISD::MULHS,              MVT::v1i64, Expand);
913   setOperationAction(ISD::AND,                MVT::v8i8,  Expand);
914   setOperationAction(ISD::AND,                MVT::v4i16, Expand);
915   setOperationAction(ISD::AND,                MVT::v2i32, Expand);
916   setOperationAction(ISD::AND,                MVT::v1i64, Expand);
917   setOperationAction(ISD::OR,                 MVT::v8i8,  Expand);
918   setOperationAction(ISD::OR,                 MVT::v4i16, Expand);
919   setOperationAction(ISD::OR,                 MVT::v2i32, Expand);
920   setOperationAction(ISD::OR,                 MVT::v1i64, Expand);
921   setOperationAction(ISD::XOR,                MVT::v8i8,  Expand);
922   setOperationAction(ISD::XOR,                MVT::v4i16, Expand);
923   setOperationAction(ISD::XOR,                MVT::v2i32, Expand);
924   setOperationAction(ISD::XOR,                MVT::v1i64, Expand);
925   setOperationAction(ISD::SCALAR_TO_VECTOR,   MVT::v8i8,  Expand);
926   setOperationAction(ISD::SCALAR_TO_VECTOR,   MVT::v4i16, Expand);
927   setOperationAction(ISD::SCALAR_TO_VECTOR,   MVT::v2i32, Expand);
928   setOperationAction(ISD::SCALAR_TO_VECTOR,   MVT::v1i64, Expand);
929   setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v1i64, Expand);
930   setOperationAction(ISD::SELECT,             MVT::v8i8,  Expand);
931   setOperationAction(ISD::SELECT,             MVT::v4i16, Expand);
932   setOperationAction(ISD::SELECT,             MVT::v2i32, Expand);
933   setOperationAction(ISD::SELECT,             MVT::v1i64, Expand);
934   setOperationAction(ISD::BITCAST,            MVT::v8i8,  Expand);
935   setOperationAction(ISD::BITCAST,            MVT::v4i16, Expand);
936   setOperationAction(ISD::BITCAST,            MVT::v2i32, Expand);
937   setOperationAction(ISD::BITCAST,            MVT::v1i64, Expand);
938
939   if (!TM.Options.UseSoftFloat && Subtarget->hasSSE1()) {
940     addRegisterClass(MVT::v4f32, &X86::VR128RegClass);
941
942     setOperationAction(ISD::FADD,               MVT::v4f32, Legal);
943     setOperationAction(ISD::FSUB,               MVT::v4f32, Legal);
944     setOperationAction(ISD::FMUL,               MVT::v4f32, Legal);
945     setOperationAction(ISD::FDIV,               MVT::v4f32, Legal);
946     setOperationAction(ISD::FSQRT,              MVT::v4f32, Legal);
947     setOperationAction(ISD::FNEG,               MVT::v4f32, Custom);
948     setOperationAction(ISD::FABS,               MVT::v4f32, Custom);
949     setOperationAction(ISD::LOAD,               MVT::v4f32, Legal);
950     setOperationAction(ISD::BUILD_VECTOR,       MVT::v4f32, Custom);
951     setOperationAction(ISD::VECTOR_SHUFFLE,     MVT::v4f32, Custom);
952     setOperationAction(ISD::EXTRACT_VECTOR_ELT, MVT::v4f32, Custom);
953     setOperationAction(ISD::SELECT,             MVT::v4f32, Custom);
954   }
955
956   if (!TM.Options.UseSoftFloat && Subtarget->hasSSE2()) {
957     addRegisterClass(MVT::v2f64, &X86::VR128RegClass);
958
959     // FIXME: Unfortunately, -soft-float and -no-implicit-float mean XMM
960     // registers cannot be used even for integer operations.
961     addRegisterClass(MVT::v16i8, &X86::VR128RegClass);
962     addRegisterClass(MVT::v8i16, &X86::VR128RegClass);
963     addRegisterClass(MVT::v4i32, &X86::VR128RegClass);
964     addRegisterClass(MVT::v2i64, &X86::VR128RegClass);
965
966     setOperationAction(ISD::ADD,                MVT::v16i8, Legal);
967     setOperationAction(ISD::ADD,                MVT::v8i16, Legal);
968     setOperationAction(ISD::ADD,                MVT::v4i32, Legal);
969     setOperationAction(ISD::ADD,                MVT::v2i64, Legal);
970     setOperationAction(ISD::MUL,                MVT::v4i32, Custom);
971     setOperationAction(ISD::MUL,                MVT::v2i64, Custom);
972     setOperationAction(ISD::UMUL_LOHI,          MVT::v4i32, Custom);
973     setOperationAction(ISD::SMUL_LOHI,          MVT::v4i32, Custom);
974     setOperationAction(ISD::MULHU,              MVT::v8i16, Legal);
975     setOperationAction(ISD::MULHS,              MVT::v8i16, Legal);
976     setOperationAction(ISD::SUB,                MVT::v16i8, Legal);
977     setOperationAction(ISD::SUB,                MVT::v8i16, Legal);
978     setOperationAction(ISD::SUB,                MVT::v4i32, Legal);
979     setOperationAction(ISD::SUB,                MVT::v2i64, Legal);
980     setOperationAction(ISD::MUL,                MVT::v8i16, Legal);
981     setOperationAction(ISD::FADD,               MVT::v2f64, Legal);
982     setOperationAction(ISD::FSUB,               MVT::v2f64, Legal);
983     setOperationAction(ISD::FMUL,               MVT::v2f64, Legal);
984     setOperationAction(ISD::FDIV,               MVT::v2f64, Legal);
985     setOperationAction(ISD::FSQRT,              MVT::v2f64, Legal);
986     setOperationAction(ISD::FNEG,               MVT::v2f64, Custom);
987     setOperationAction(ISD::FABS,               MVT::v2f64, Custom);
988
989     setOperationAction(ISD::SETCC,              MVT::v2i64, Custom);
990     setOperationAction(ISD::SETCC,              MVT::v16i8, Custom);
991     setOperationAction(ISD::SETCC,              MVT::v8i16, Custom);
992     setOperationAction(ISD::SETCC,              MVT::v4i32, Custom);
993
994     setOperationAction(ISD::SCALAR_TO_VECTOR,   MVT::v16i8, Custom);
995     setOperationAction(ISD::SCALAR_TO_VECTOR,   MVT::v8i16, Custom);
996     setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v8i16, Custom);
997     setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v4i32, Custom);
998     setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v4f32, Custom);
999
1000     // Custom lower build_vector, vector_shuffle, and extract_vector_elt.
1001     for (int i = MVT::v16i8; i != MVT::v2i64; ++i) {
1002       MVT VT = (MVT::SimpleValueType)i;
1003       // Do not attempt to custom lower non-power-of-2 vectors
1004       if (!isPowerOf2_32(VT.getVectorNumElements()))
1005         continue;
1006       // Do not attempt to custom lower non-128-bit vectors
1007       if (!VT.is128BitVector())
1008         continue;
1009       setOperationAction(ISD::BUILD_VECTOR,       VT, Custom);
1010       setOperationAction(ISD::VECTOR_SHUFFLE,     VT, Custom);
1011       setOperationAction(ISD::EXTRACT_VECTOR_ELT, VT, Custom);
1012     }
1013
1014     // We support custom legalizing of sext and anyext loads for specific
1015     // memory vector types which we can load as a scalar (or sequence of
1016     // scalars) and extend in-register to a legal 128-bit vector type. For sext
1017     // loads these must work with a single scalar load.
1018     setLoadExtAction(ISD::SEXTLOAD, MVT::v4i8, Custom);
1019     setLoadExtAction(ISD::SEXTLOAD, MVT::v4i16, Custom);
1020     setLoadExtAction(ISD::SEXTLOAD, MVT::v8i8, Custom);
1021     setLoadExtAction(ISD::EXTLOAD, MVT::v2i8, Custom);
1022     setLoadExtAction(ISD::EXTLOAD, MVT::v2i16, Custom);
1023     setLoadExtAction(ISD::EXTLOAD, MVT::v2i32, Custom);
1024     setLoadExtAction(ISD::EXTLOAD, MVT::v4i8, Custom);
1025     setLoadExtAction(ISD::EXTLOAD, MVT::v4i16, Custom);
1026     setLoadExtAction(ISD::EXTLOAD, MVT::v8i8, Custom);
1027
1028     setOperationAction(ISD::BUILD_VECTOR,       MVT::v2f64, Custom);
1029     setOperationAction(ISD::BUILD_VECTOR,       MVT::v2i64, Custom);
1030     setOperationAction(ISD::VECTOR_SHUFFLE,     MVT::v2f64, Custom);
1031     setOperationAction(ISD::VECTOR_SHUFFLE,     MVT::v2i64, Custom);
1032     setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v2f64, Custom);
1033     setOperationAction(ISD::EXTRACT_VECTOR_ELT, MVT::v2f64, Custom);
1034
1035     if (Subtarget->is64Bit()) {
1036       setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v2i64, Custom);
1037       setOperationAction(ISD::EXTRACT_VECTOR_ELT, MVT::v2i64, Custom);
1038     }
1039
1040     // Promote v16i8, v8i16, v4i32 load, select, and, or, xor to v2i64.
1041     for (int i = MVT::v16i8; i != MVT::v2i64; ++i) {
1042       MVT VT = (MVT::SimpleValueType)i;
1043
1044       // Do not attempt to promote non-128-bit vectors
1045       if (!VT.is128BitVector())
1046         continue;
1047
1048       setOperationAction(ISD::AND,    VT, Promote);
1049       AddPromotedToType (ISD::AND,    VT, MVT::v2i64);
1050       setOperationAction(ISD::OR,     VT, Promote);
1051       AddPromotedToType (ISD::OR,     VT, MVT::v2i64);
1052       setOperationAction(ISD::XOR,    VT, Promote);
1053       AddPromotedToType (ISD::XOR,    VT, MVT::v2i64);
1054       setOperationAction(ISD::LOAD,   VT, Promote);
1055       AddPromotedToType (ISD::LOAD,   VT, MVT::v2i64);
1056       setOperationAction(ISD::SELECT, VT, Promote);
1057       AddPromotedToType (ISD::SELECT, VT, MVT::v2i64);
1058     }
1059
1060     setTruncStoreAction(MVT::f64, MVT::f32, Expand);
1061
1062     // Custom lower v2i64 and v2f64 selects.
1063     setOperationAction(ISD::LOAD,               MVT::v2f64, Legal);
1064     setOperationAction(ISD::LOAD,               MVT::v2i64, Legal);
1065     setOperationAction(ISD::SELECT,             MVT::v2f64, Custom);
1066     setOperationAction(ISD::SELECT,             MVT::v2i64, Custom);
1067
1068     setOperationAction(ISD::FP_TO_SINT,         MVT::v4i32, Legal);
1069     setOperationAction(ISD::SINT_TO_FP,         MVT::v4i32, Legal);
1070
1071     setOperationAction(ISD::UINT_TO_FP,         MVT::v4i8,  Custom);
1072     setOperationAction(ISD::UINT_TO_FP,         MVT::v4i16, Custom);
1073     // As there is no 64-bit GPR available, we need build a special custom
1074     // sequence to convert from v2i32 to v2f32.
1075     if (!Subtarget->is64Bit())
1076       setOperationAction(ISD::UINT_TO_FP,       MVT::v2f32, Custom);
1077
1078     setOperationAction(ISD::FP_EXTEND,          MVT::v2f32, Custom);
1079     setOperationAction(ISD::FP_ROUND,           MVT::v2f32, Custom);
1080
1081     setLoadExtAction(ISD::EXTLOAD,              MVT::v2f32, Legal);
1082
1083     setOperationAction(ISD::BITCAST,            MVT::v2i32, Custom);
1084     setOperationAction(ISD::BITCAST,            MVT::v4i16, Custom);
1085     setOperationAction(ISD::BITCAST,            MVT::v8i8,  Custom);
1086   }
1087
1088   if (!TM.Options.UseSoftFloat && Subtarget->hasSSE41()) {
1089     setOperationAction(ISD::FFLOOR,             MVT::f32,   Legal);
1090     setOperationAction(ISD::FCEIL,              MVT::f32,   Legal);
1091     setOperationAction(ISD::FTRUNC,             MVT::f32,   Legal);
1092     setOperationAction(ISD::FRINT,              MVT::f32,   Legal);
1093     setOperationAction(ISD::FNEARBYINT,         MVT::f32,   Legal);
1094     setOperationAction(ISD::FFLOOR,             MVT::f64,   Legal);
1095     setOperationAction(ISD::FCEIL,              MVT::f64,   Legal);
1096     setOperationAction(ISD::FTRUNC,             MVT::f64,   Legal);
1097     setOperationAction(ISD::FRINT,              MVT::f64,   Legal);
1098     setOperationAction(ISD::FNEARBYINT,         MVT::f64,   Legal);
1099
1100     setOperationAction(ISD::FFLOOR,             MVT::v4f32, Legal);
1101     setOperationAction(ISD::FCEIL,              MVT::v4f32, Legal);
1102     setOperationAction(ISD::FTRUNC,             MVT::v4f32, Legal);
1103     setOperationAction(ISD::FRINT,              MVT::v4f32, Legal);
1104     setOperationAction(ISD::FNEARBYINT,         MVT::v4f32, Legal);
1105     setOperationAction(ISD::FFLOOR,             MVT::v2f64, Legal);
1106     setOperationAction(ISD::FCEIL,              MVT::v2f64, Legal);
1107     setOperationAction(ISD::FTRUNC,             MVT::v2f64, Legal);
1108     setOperationAction(ISD::FRINT,              MVT::v2f64, Legal);
1109     setOperationAction(ISD::FNEARBYINT,         MVT::v2f64, Legal);
1110
1111     // FIXME: Do we need to handle scalar-to-vector here?
1112     setOperationAction(ISD::MUL,                MVT::v4i32, Legal);
1113
1114     setOperationAction(ISD::VSELECT,            MVT::v2f64, Custom);
1115     setOperationAction(ISD::VSELECT,            MVT::v2i64, Custom);
1116     setOperationAction(ISD::VSELECT,            MVT::v4i32, Custom);
1117     setOperationAction(ISD::VSELECT,            MVT::v4f32, Custom);
1118     setOperationAction(ISD::VSELECT,            MVT::v8i16, Custom);
1119     // There is no BLENDI for byte vectors. We don't need to custom lower
1120     // some vselects for now.
1121     setOperationAction(ISD::VSELECT,            MVT::v16i8, Legal);
1122
1123     // SSE41 brings specific instructions for doing vector sign extend even in
1124     // cases where we don't have SRA.
1125     setLoadExtAction(ISD::SEXTLOAD, MVT::v2i8, Custom);
1126     setLoadExtAction(ISD::SEXTLOAD, MVT::v2i16, Custom);
1127     setLoadExtAction(ISD::SEXTLOAD, MVT::v2i32, Custom);
1128
1129     // i8 and i16 vectors are custom because the source register and source
1130     // source memory operand types are not the same width.  f32 vectors are
1131     // custom since the immediate controlling the insert encodes additional
1132     // information.
1133     setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v16i8, Custom);
1134     setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v8i16, Custom);
1135     setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v4i32, Custom);
1136     setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v4f32, Custom);
1137
1138     setOperationAction(ISD::EXTRACT_VECTOR_ELT, MVT::v16i8, Custom);
1139     setOperationAction(ISD::EXTRACT_VECTOR_ELT, MVT::v8i16, Custom);
1140     setOperationAction(ISD::EXTRACT_VECTOR_ELT, MVT::v4i32, Custom);
1141     setOperationAction(ISD::EXTRACT_VECTOR_ELT, MVT::v4f32, Custom);
1142
1143     // FIXME: these should be Legal, but that's only for the case where
1144     // the index is constant.  For now custom expand to deal with that.
1145     if (Subtarget->is64Bit()) {
1146       setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v2i64, Custom);
1147       setOperationAction(ISD::EXTRACT_VECTOR_ELT, MVT::v2i64, Custom);
1148     }
1149   }
1150
1151   if (Subtarget->hasSSE2()) {
1152     setOperationAction(ISD::SRL,               MVT::v8i16, Custom);
1153     setOperationAction(ISD::SRL,               MVT::v16i8, Custom);
1154
1155     setOperationAction(ISD::SHL,               MVT::v8i16, Custom);
1156     setOperationAction(ISD::SHL,               MVT::v16i8, Custom);
1157
1158     setOperationAction(ISD::SRA,               MVT::v8i16, Custom);
1159     setOperationAction(ISD::SRA,               MVT::v16i8, Custom);
1160
1161     // In the customized shift lowering, the legal cases in AVX2 will be
1162     // recognized.
1163     setOperationAction(ISD::SRL,               MVT::v2i64, Custom);
1164     setOperationAction(ISD::SRL,               MVT::v4i32, Custom);
1165
1166     setOperationAction(ISD::SHL,               MVT::v2i64, Custom);
1167     setOperationAction(ISD::SHL,               MVT::v4i32, Custom);
1168
1169     setOperationAction(ISD::SRA,               MVT::v4i32, Custom);
1170   }
1171
1172   if (!TM.Options.UseSoftFloat && Subtarget->hasFp256()) {
1173     addRegisterClass(MVT::v32i8,  &X86::VR256RegClass);
1174     addRegisterClass(MVT::v16i16, &X86::VR256RegClass);
1175     addRegisterClass(MVT::v8i32,  &X86::VR256RegClass);
1176     addRegisterClass(MVT::v8f32,  &X86::VR256RegClass);
1177     addRegisterClass(MVT::v4i64,  &X86::VR256RegClass);
1178     addRegisterClass(MVT::v4f64,  &X86::VR256RegClass);
1179
1180     setOperationAction(ISD::LOAD,               MVT::v8f32, Legal);
1181     setOperationAction(ISD::LOAD,               MVT::v4f64, Legal);
1182     setOperationAction(ISD::LOAD,               MVT::v4i64, Legal);
1183
1184     setOperationAction(ISD::FADD,               MVT::v8f32, Legal);
1185     setOperationAction(ISD::FSUB,               MVT::v8f32, Legal);
1186     setOperationAction(ISD::FMUL,               MVT::v8f32, Legal);
1187     setOperationAction(ISD::FDIV,               MVT::v8f32, Legal);
1188     setOperationAction(ISD::FSQRT,              MVT::v8f32, Legal);
1189     setOperationAction(ISD::FFLOOR,             MVT::v8f32, Legal);
1190     setOperationAction(ISD::FCEIL,              MVT::v8f32, Legal);
1191     setOperationAction(ISD::FTRUNC,             MVT::v8f32, Legal);
1192     setOperationAction(ISD::FRINT,              MVT::v8f32, Legal);
1193     setOperationAction(ISD::FNEARBYINT,         MVT::v8f32, Legal);
1194     setOperationAction(ISD::FNEG,               MVT::v8f32, Custom);
1195     setOperationAction(ISD::FABS,               MVT::v8f32, Custom);
1196
1197     setOperationAction(ISD::FADD,               MVT::v4f64, Legal);
1198     setOperationAction(ISD::FSUB,               MVT::v4f64, Legal);
1199     setOperationAction(ISD::FMUL,               MVT::v4f64, Legal);
1200     setOperationAction(ISD::FDIV,               MVT::v4f64, Legal);
1201     setOperationAction(ISD::FSQRT,              MVT::v4f64, Legal);
1202     setOperationAction(ISD::FFLOOR,             MVT::v4f64, Legal);
1203     setOperationAction(ISD::FCEIL,              MVT::v4f64, Legal);
1204     setOperationAction(ISD::FTRUNC,             MVT::v4f64, Legal);
1205     setOperationAction(ISD::FRINT,              MVT::v4f64, Legal);
1206     setOperationAction(ISD::FNEARBYINT,         MVT::v4f64, Legal);
1207     setOperationAction(ISD::FNEG,               MVT::v4f64, Custom);
1208     setOperationAction(ISD::FABS,               MVT::v4f64, Custom);
1209
1210     // (fp_to_int:v8i16 (v8f32 ..)) requires the result type to be promoted
1211     // even though v8i16 is a legal type.
1212     setOperationAction(ISD::FP_TO_SINT,         MVT::v8i16, Promote);
1213     setOperationAction(ISD::FP_TO_UINT,         MVT::v8i16, Promote);
1214     setOperationAction(ISD::FP_TO_SINT,         MVT::v8i32, Legal);
1215
1216     setOperationAction(ISD::SINT_TO_FP,         MVT::v8i16, Promote);
1217     setOperationAction(ISD::SINT_TO_FP,         MVT::v8i32, Legal);
1218     setOperationAction(ISD::FP_ROUND,           MVT::v4f32, Legal);
1219
1220     setOperationAction(ISD::UINT_TO_FP,         MVT::v8i8,  Custom);
1221     setOperationAction(ISD::UINT_TO_FP,         MVT::v8i16, Custom);
1222
1223     setLoadExtAction(ISD::EXTLOAD,              MVT::v4f32, Legal);
1224
1225     setOperationAction(ISD::SRL,               MVT::v16i16, Custom);
1226     setOperationAction(ISD::SRL,               MVT::v32i8, Custom);
1227
1228     setOperationAction(ISD::SHL,               MVT::v16i16, Custom);
1229     setOperationAction(ISD::SHL,               MVT::v32i8, Custom);
1230
1231     setOperationAction(ISD::SRA,               MVT::v16i16, Custom);
1232     setOperationAction(ISD::SRA,               MVT::v32i8, Custom);
1233
1234     setOperationAction(ISD::SETCC,             MVT::v32i8, Custom);
1235     setOperationAction(ISD::SETCC,             MVT::v16i16, Custom);
1236     setOperationAction(ISD::SETCC,             MVT::v8i32, Custom);
1237     setOperationAction(ISD::SETCC,             MVT::v4i64, Custom);
1238
1239     setOperationAction(ISD::SELECT,            MVT::v4f64, Custom);
1240     setOperationAction(ISD::SELECT,            MVT::v4i64, Custom);
1241     setOperationAction(ISD::SELECT,            MVT::v8f32, Custom);
1242
1243     setOperationAction(ISD::VSELECT,           MVT::v4f64, Custom);
1244     setOperationAction(ISD::VSELECT,           MVT::v4i64, Custom);
1245     setOperationAction(ISD::VSELECT,           MVT::v8i32, Custom);
1246     setOperationAction(ISD::VSELECT,           MVT::v8f32, Custom);
1247
1248     setOperationAction(ISD::SIGN_EXTEND,       MVT::v4i64, Custom);
1249     setOperationAction(ISD::SIGN_EXTEND,       MVT::v8i32, Custom);
1250     setOperationAction(ISD::SIGN_EXTEND,       MVT::v16i16, Custom);
1251     setOperationAction(ISD::ZERO_EXTEND,       MVT::v4i64, Custom);
1252     setOperationAction(ISD::ZERO_EXTEND,       MVT::v8i32, Custom);
1253     setOperationAction(ISD::ZERO_EXTEND,       MVT::v16i16, Custom);
1254     setOperationAction(ISD::ANY_EXTEND,        MVT::v4i64, Custom);
1255     setOperationAction(ISD::ANY_EXTEND,        MVT::v8i32, Custom);
1256     setOperationAction(ISD::ANY_EXTEND,        MVT::v16i16, Custom);
1257     setOperationAction(ISD::TRUNCATE,          MVT::v16i8, Custom);
1258     setOperationAction(ISD::TRUNCATE,          MVT::v8i16, Custom);
1259     setOperationAction(ISD::TRUNCATE,          MVT::v4i32, Custom);
1260
1261     if (Subtarget->hasFMA() || Subtarget->hasFMA4()) {
1262       setOperationAction(ISD::FMA,             MVT::v8f32, Legal);
1263       setOperationAction(ISD::FMA,             MVT::v4f64, Legal);
1264       setOperationAction(ISD::FMA,             MVT::v4f32, Legal);
1265       setOperationAction(ISD::FMA,             MVT::v2f64, Legal);
1266       setOperationAction(ISD::FMA,             MVT::f32, Legal);
1267       setOperationAction(ISD::FMA,             MVT::f64, Legal);
1268     }
1269
1270     if (Subtarget->hasInt256()) {
1271       setOperationAction(ISD::ADD,             MVT::v4i64, Legal);
1272       setOperationAction(ISD::ADD,             MVT::v8i32, Legal);
1273       setOperationAction(ISD::ADD,             MVT::v16i16, Legal);
1274       setOperationAction(ISD::ADD,             MVT::v32i8, Legal);
1275
1276       setOperationAction(ISD::SUB,             MVT::v4i64, Legal);
1277       setOperationAction(ISD::SUB,             MVT::v8i32, Legal);
1278       setOperationAction(ISD::SUB,             MVT::v16i16, Legal);
1279       setOperationAction(ISD::SUB,             MVT::v32i8, Legal);
1280
1281       setOperationAction(ISD::MUL,             MVT::v4i64, Custom);
1282       setOperationAction(ISD::MUL,             MVT::v8i32, Legal);
1283       setOperationAction(ISD::MUL,             MVT::v16i16, Legal);
1284       // Don't lower v32i8 because there is no 128-bit byte mul
1285
1286       setOperationAction(ISD::UMUL_LOHI,       MVT::v8i32, Custom);
1287       setOperationAction(ISD::SMUL_LOHI,       MVT::v8i32, Custom);
1288       setOperationAction(ISD::MULHU,           MVT::v16i16, Legal);
1289       setOperationAction(ISD::MULHS,           MVT::v16i16, Legal);
1290
1291       setOperationAction(ISD::VSELECT,         MVT::v16i16, Custom);
1292       setOperationAction(ISD::VSELECT,         MVT::v32i8, Legal);
1293     } else {
1294       setOperationAction(ISD::ADD,             MVT::v4i64, Custom);
1295       setOperationAction(ISD::ADD,             MVT::v8i32, Custom);
1296       setOperationAction(ISD::ADD,             MVT::v16i16, Custom);
1297       setOperationAction(ISD::ADD,             MVT::v32i8, Custom);
1298
1299       setOperationAction(ISD::SUB,             MVT::v4i64, Custom);
1300       setOperationAction(ISD::SUB,             MVT::v8i32, Custom);
1301       setOperationAction(ISD::SUB,             MVT::v16i16, Custom);
1302       setOperationAction(ISD::SUB,             MVT::v32i8, Custom);
1303
1304       setOperationAction(ISD::MUL,             MVT::v4i64, Custom);
1305       setOperationAction(ISD::MUL,             MVT::v8i32, Custom);
1306       setOperationAction(ISD::MUL,             MVT::v16i16, Custom);
1307       // Don't lower v32i8 because there is no 128-bit byte mul
1308     }
1309
1310     // In the customized shift lowering, the legal cases in AVX2 will be
1311     // recognized.
1312     setOperationAction(ISD::SRL,               MVT::v4i64, Custom);
1313     setOperationAction(ISD::SRL,               MVT::v8i32, Custom);
1314
1315     setOperationAction(ISD::SHL,               MVT::v4i64, Custom);
1316     setOperationAction(ISD::SHL,               MVT::v8i32, Custom);
1317
1318     setOperationAction(ISD::SRA,               MVT::v8i32, Custom);
1319
1320     // Custom lower several nodes for 256-bit types.
1321     for (int i = MVT::FIRST_VECTOR_VALUETYPE;
1322              i <= MVT::LAST_VECTOR_VALUETYPE; ++i) {
1323       MVT VT = (MVT::SimpleValueType)i;
1324
1325       // Extract subvector is special because the value type
1326       // (result) is 128-bit but the source is 256-bit wide.
1327       if (VT.is128BitVector())
1328         setOperationAction(ISD::EXTRACT_SUBVECTOR, VT, Custom);
1329
1330       // Do not attempt to custom lower other non-256-bit vectors
1331       if (!VT.is256BitVector())
1332         continue;
1333
1334       setOperationAction(ISD::BUILD_VECTOR,       VT, Custom);
1335       setOperationAction(ISD::VECTOR_SHUFFLE,     VT, Custom);
1336       setOperationAction(ISD::INSERT_VECTOR_ELT,  VT, Custom);
1337       setOperationAction(ISD::EXTRACT_VECTOR_ELT, VT, Custom);
1338       setOperationAction(ISD::SCALAR_TO_VECTOR,   VT, Custom);
1339       setOperationAction(ISD::INSERT_SUBVECTOR,   VT, Custom);
1340       setOperationAction(ISD::CONCAT_VECTORS,     VT, Custom);
1341     }
1342
1343     // Promote v32i8, v16i16, v8i32 select, and, or, xor to v4i64.
1344     for (int i = MVT::v32i8; i != MVT::v4i64; ++i) {
1345       MVT VT = (MVT::SimpleValueType)i;
1346
1347       // Do not attempt to promote non-256-bit vectors
1348       if (!VT.is256BitVector())
1349         continue;
1350
1351       setOperationAction(ISD::AND,    VT, Promote);
1352       AddPromotedToType (ISD::AND,    VT, MVT::v4i64);
1353       setOperationAction(ISD::OR,     VT, Promote);
1354       AddPromotedToType (ISD::OR,     VT, MVT::v4i64);
1355       setOperationAction(ISD::XOR,    VT, Promote);
1356       AddPromotedToType (ISD::XOR,    VT, MVT::v4i64);
1357       setOperationAction(ISD::LOAD,   VT, Promote);
1358       AddPromotedToType (ISD::LOAD,   VT, MVT::v4i64);
1359       setOperationAction(ISD::SELECT, VT, Promote);
1360       AddPromotedToType (ISD::SELECT, VT, MVT::v4i64);
1361     }
1362   }
1363
1364   if (!TM.Options.UseSoftFloat && Subtarget->hasAVX512()) {
1365     addRegisterClass(MVT::v16i32, &X86::VR512RegClass);
1366     addRegisterClass(MVT::v16f32, &X86::VR512RegClass);
1367     addRegisterClass(MVT::v8i64,  &X86::VR512RegClass);
1368     addRegisterClass(MVT::v8f64,  &X86::VR512RegClass);
1369
1370     addRegisterClass(MVT::i1,     &X86::VK1RegClass);
1371     addRegisterClass(MVT::v8i1,   &X86::VK8RegClass);
1372     addRegisterClass(MVT::v16i1,  &X86::VK16RegClass);
1373
1374     setOperationAction(ISD::BR_CC,              MVT::i1,    Expand);
1375     setOperationAction(ISD::SETCC,              MVT::i1,    Custom);
1376     setOperationAction(ISD::XOR,                MVT::i1,    Legal);
1377     setOperationAction(ISD::OR,                 MVT::i1,    Legal);
1378     setOperationAction(ISD::AND,                MVT::i1,    Legal);
1379     setLoadExtAction(ISD::EXTLOAD,              MVT::v8f32, Legal);
1380     setOperationAction(ISD::LOAD,               MVT::v16f32, Legal);
1381     setOperationAction(ISD::LOAD,               MVT::v8f64, Legal);
1382     setOperationAction(ISD::LOAD,               MVT::v8i64, Legal);
1383     setOperationAction(ISD::LOAD,               MVT::v16i32, Legal);
1384     setOperationAction(ISD::LOAD,               MVT::v16i1, Legal);
1385
1386     setOperationAction(ISD::FADD,               MVT::v16f32, Legal);
1387     setOperationAction(ISD::FSUB,               MVT::v16f32, Legal);
1388     setOperationAction(ISD::FMUL,               MVT::v16f32, Legal);
1389     setOperationAction(ISD::FDIV,               MVT::v16f32, Legal);
1390     setOperationAction(ISD::FSQRT,              MVT::v16f32, Legal);
1391     setOperationAction(ISD::FNEG,               MVT::v16f32, Custom);
1392
1393     setOperationAction(ISD::FADD,               MVT::v8f64, Legal);
1394     setOperationAction(ISD::FSUB,               MVT::v8f64, Legal);
1395     setOperationAction(ISD::FMUL,               MVT::v8f64, Legal);
1396     setOperationAction(ISD::FDIV,               MVT::v8f64, Legal);
1397     setOperationAction(ISD::FSQRT,              MVT::v8f64, Legal);
1398     setOperationAction(ISD::FNEG,               MVT::v8f64, Custom);
1399     setOperationAction(ISD::FMA,                MVT::v8f64, Legal);
1400     setOperationAction(ISD::FMA,                MVT::v16f32, Legal);
1401
1402     setOperationAction(ISD::FP_TO_SINT,         MVT::i32, Legal);
1403     setOperationAction(ISD::FP_TO_UINT,         MVT::i32, Legal);
1404     setOperationAction(ISD::SINT_TO_FP,         MVT::i32, Legal);
1405     setOperationAction(ISD::UINT_TO_FP,         MVT::i32, Legal);
1406     if (Subtarget->is64Bit()) {
1407       setOperationAction(ISD::FP_TO_UINT,       MVT::i64, Legal);
1408       setOperationAction(ISD::FP_TO_SINT,       MVT::i64, Legal);
1409       setOperationAction(ISD::SINT_TO_FP,       MVT::i64, Legal);
1410       setOperationAction(ISD::UINT_TO_FP,       MVT::i64, Legal);
1411     }
1412     setOperationAction(ISD::FP_TO_SINT,         MVT::v16i32, Legal);
1413     setOperationAction(ISD::FP_TO_UINT,         MVT::v16i32, Legal);
1414     setOperationAction(ISD::FP_TO_UINT,         MVT::v8i32, Legal);
1415     setOperationAction(ISD::FP_TO_UINT,         MVT::v4i32, Legal);
1416     setOperationAction(ISD::SINT_TO_FP,         MVT::v16i32, Legal);
1417     setOperationAction(ISD::UINT_TO_FP,         MVT::v16i32, Legal);
1418     setOperationAction(ISD::UINT_TO_FP,         MVT::v8i32, Legal);
1419     setOperationAction(ISD::UINT_TO_FP,         MVT::v4i32, Legal);
1420     setOperationAction(ISD::FP_ROUND,           MVT::v8f32, Legal);
1421     setOperationAction(ISD::FP_EXTEND,          MVT::v8f32, Legal);
1422
1423     setOperationAction(ISD::TRUNCATE,           MVT::i1, Custom);
1424     setOperationAction(ISD::TRUNCATE,           MVT::v16i8, Custom);
1425     setOperationAction(ISD::TRUNCATE,           MVT::v8i32, Custom);
1426     setOperationAction(ISD::TRUNCATE,           MVT::v8i1, Custom);
1427     setOperationAction(ISD::TRUNCATE,           MVT::v16i1, Custom);
1428     setOperationAction(ISD::TRUNCATE,           MVT::v16i16, Custom);
1429     setOperationAction(ISD::ZERO_EXTEND,        MVT::v16i32, Custom);
1430     setOperationAction(ISD::ZERO_EXTEND,        MVT::v8i64, Custom);
1431     setOperationAction(ISD::SIGN_EXTEND,        MVT::v16i32, Custom);
1432     setOperationAction(ISD::SIGN_EXTEND,        MVT::v8i64, Custom);
1433     setOperationAction(ISD::SIGN_EXTEND,        MVT::v16i8, Custom);
1434     setOperationAction(ISD::SIGN_EXTEND,        MVT::v8i16, Custom);
1435     setOperationAction(ISD::SIGN_EXTEND,        MVT::v16i16, Custom);
1436
1437     setOperationAction(ISD::CONCAT_VECTORS,     MVT::v8f64,  Custom);
1438     setOperationAction(ISD::CONCAT_VECTORS,     MVT::v8i64,  Custom);
1439     setOperationAction(ISD::CONCAT_VECTORS,     MVT::v16f32,  Custom);
1440     setOperationAction(ISD::CONCAT_VECTORS,     MVT::v16i32,  Custom);
1441     setOperationAction(ISD::CONCAT_VECTORS,     MVT::v8i1,    Custom);
1442     setOperationAction(ISD::CONCAT_VECTORS,     MVT::v16i1, Legal);
1443
1444     setOperationAction(ISD::SETCC,              MVT::v16i1, Custom);
1445     setOperationAction(ISD::SETCC,              MVT::v8i1, Custom);
1446
1447     setOperationAction(ISD::MUL,              MVT::v8i64, Custom);
1448
1449     setOperationAction(ISD::EXTRACT_VECTOR_ELT, MVT::v8i1,  Custom);
1450     setOperationAction(ISD::EXTRACT_VECTOR_ELT, MVT::v16i1, Custom);
1451     setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v16i1, Custom);
1452     setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v8i1, Custom);
1453     setOperationAction(ISD::BUILD_VECTOR,       MVT::v8i1, Custom);
1454     setOperationAction(ISD::BUILD_VECTOR,       MVT::v16i1, Custom);
1455     setOperationAction(ISD::SELECT,             MVT::v8f64, Custom);
1456     setOperationAction(ISD::SELECT,             MVT::v8i64, Custom);
1457     setOperationAction(ISD::SELECT,             MVT::v16f32, Custom);
1458
1459     setOperationAction(ISD::ADD,                MVT::v8i64, Legal);
1460     setOperationAction(ISD::ADD,                MVT::v16i32, Legal);
1461
1462     setOperationAction(ISD::SUB,                MVT::v8i64, Legal);
1463     setOperationAction(ISD::SUB,                MVT::v16i32, Legal);
1464
1465     setOperationAction(ISD::MUL,                MVT::v16i32, Legal);
1466
1467     setOperationAction(ISD::SRL,                MVT::v8i64, Custom);
1468     setOperationAction(ISD::SRL,                MVT::v16i32, Custom);
1469
1470     setOperationAction(ISD::SHL,                MVT::v8i64, Custom);
1471     setOperationAction(ISD::SHL,                MVT::v16i32, Custom);
1472
1473     setOperationAction(ISD::SRA,                MVT::v8i64, Custom);
1474     setOperationAction(ISD::SRA,                MVT::v16i32, Custom);
1475
1476     setOperationAction(ISD::AND,                MVT::v8i64, Legal);
1477     setOperationAction(ISD::OR,                 MVT::v8i64, Legal);
1478     setOperationAction(ISD::XOR,                MVT::v8i64, Legal);
1479     setOperationAction(ISD::AND,                MVT::v16i32, Legal);
1480     setOperationAction(ISD::OR,                 MVT::v16i32, Legal);
1481     setOperationAction(ISD::XOR,                MVT::v16i32, Legal);
1482
1483     if (Subtarget->hasCDI()) {
1484       setOperationAction(ISD::CTLZ,             MVT::v8i64, Legal);
1485       setOperationAction(ISD::CTLZ,             MVT::v16i32, Legal);
1486     }
1487
1488     // Custom lower several nodes.
1489     for (int i = MVT::FIRST_VECTOR_VALUETYPE;
1490              i <= MVT::LAST_VECTOR_VALUETYPE; ++i) {
1491       MVT VT = (MVT::SimpleValueType)i;
1492
1493       unsigned EltSize = VT.getVectorElementType().getSizeInBits();
1494       // Extract subvector is special because the value type
1495       // (result) is 256/128-bit but the source is 512-bit wide.
1496       if (VT.is128BitVector() || VT.is256BitVector())
1497         setOperationAction(ISD::EXTRACT_SUBVECTOR, VT, Custom);
1498
1499       if (VT.getVectorElementType() == MVT::i1)
1500         setOperationAction(ISD::EXTRACT_SUBVECTOR, VT, Legal);
1501
1502       // Do not attempt to custom lower other non-512-bit vectors
1503       if (!VT.is512BitVector())
1504         continue;
1505
1506       if ( EltSize >= 32) {
1507         setOperationAction(ISD::VECTOR_SHUFFLE,      VT, Custom);
1508         setOperationAction(ISD::INSERT_VECTOR_ELT,   VT, Custom);
1509         setOperationAction(ISD::BUILD_VECTOR,        VT, Custom);
1510         setOperationAction(ISD::VSELECT,             VT, Legal);
1511         setOperationAction(ISD::EXTRACT_VECTOR_ELT,  VT, Custom);
1512         setOperationAction(ISD::SCALAR_TO_VECTOR,    VT, Custom);
1513         setOperationAction(ISD::INSERT_SUBVECTOR,    VT, Custom);
1514       }
1515     }
1516     for (int i = MVT::v32i8; i != MVT::v8i64; ++i) {
1517       MVT VT = (MVT::SimpleValueType)i;
1518
1519       // Do not attempt to promote non-256-bit vectors
1520       if (!VT.is512BitVector())
1521         continue;
1522
1523       setOperationAction(ISD::SELECT, VT, Promote);
1524       AddPromotedToType (ISD::SELECT, VT, MVT::v8i64);
1525     }
1526   }// has  AVX-512
1527
1528   if (!TM.Options.UseSoftFloat && Subtarget->hasBWI()) {
1529     addRegisterClass(MVT::v32i16, &X86::VR512RegClass);
1530     addRegisterClass(MVT::v64i8,  &X86::VR512RegClass);
1531
1532     addRegisterClass(MVT::v32i1,  &X86::VK32RegClass);
1533     addRegisterClass(MVT::v64i1,  &X86::VK64RegClass);
1534
1535     setOperationAction(ISD::LOAD,               MVT::v32i16, Legal);
1536     setOperationAction(ISD::LOAD,               MVT::v64i8, Legal);
1537     setOperationAction(ISD::SETCC,              MVT::v32i1, Custom);
1538     setOperationAction(ISD::SETCC,              MVT::v64i1, Custom);
1539
1540     for (int i = MVT::v32i8; i != MVT::v8i64; ++i) {
1541       const MVT VT = (MVT::SimpleValueType)i;
1542
1543       const unsigned EltSize = VT.getVectorElementType().getSizeInBits();
1544
1545       // Do not attempt to promote non-256-bit vectors
1546       if (!VT.is512BitVector())
1547         continue;
1548
1549       if ( EltSize < 32) {
1550         setOperationAction(ISD::BUILD_VECTOR,        VT, Custom);
1551         setOperationAction(ISD::VSELECT,             VT, Legal);
1552       }
1553     }
1554   }
1555
1556   if (!TM.Options.UseSoftFloat && Subtarget->hasVLX()) {
1557     addRegisterClass(MVT::v4i1,   &X86::VK4RegClass);
1558     addRegisterClass(MVT::v2i1,   &X86::VK2RegClass);
1559
1560     setOperationAction(ISD::SETCC,              MVT::v4i1, Custom);
1561     setOperationAction(ISD::SETCC,              MVT::v2i1, Custom);
1562   }
1563
1564   // SIGN_EXTEND_INREGs are evaluated by the extend type. Handle the expansion
1565   // of this type with custom code.
1566   for (int VT = MVT::FIRST_VECTOR_VALUETYPE;
1567            VT != MVT::LAST_VECTOR_VALUETYPE; VT++) {
1568     setOperationAction(ISD::SIGN_EXTEND_INREG, (MVT::SimpleValueType)VT,
1569                        Custom);
1570   }
1571
1572   // We want to custom lower some of our intrinsics.
1573   setOperationAction(ISD::INTRINSIC_WO_CHAIN, MVT::Other, Custom);
1574   setOperationAction(ISD::INTRINSIC_W_CHAIN, MVT::Other, Custom);
1575   setOperationAction(ISD::INTRINSIC_VOID, MVT::Other, Custom);
1576   if (!Subtarget->is64Bit())
1577     setOperationAction(ISD::INTRINSIC_W_CHAIN, MVT::i64, Custom);
1578
1579   // Only custom-lower 64-bit SADDO and friends on 64-bit because we don't
1580   // handle type legalization for these operations here.
1581   //
1582   // FIXME: We really should do custom legalization for addition and
1583   // subtraction on x86-32 once PR3203 is fixed.  We really can't do much better
1584   // than generic legalization for 64-bit multiplication-with-overflow, though.
1585   for (unsigned i = 0, e = 3+Subtarget->is64Bit(); i != e; ++i) {
1586     // Add/Sub/Mul with overflow operations are custom lowered.
1587     MVT VT = IntVTs[i];
1588     setOperationAction(ISD::SADDO, VT, Custom);
1589     setOperationAction(ISD::UADDO, VT, Custom);
1590     setOperationAction(ISD::SSUBO, VT, Custom);
1591     setOperationAction(ISD::USUBO, VT, Custom);
1592     setOperationAction(ISD::SMULO, VT, Custom);
1593     setOperationAction(ISD::UMULO, VT, Custom);
1594   }
1595
1596   // There are no 8-bit 3-address imul/mul instructions
1597   setOperationAction(ISD::SMULO, MVT::i8, Expand);
1598   setOperationAction(ISD::UMULO, MVT::i8, Expand);
1599
1600   if (!Subtarget->is64Bit()) {
1601     // These libcalls are not available in 32-bit.
1602     setLibcallName(RTLIB::SHL_I128, nullptr);
1603     setLibcallName(RTLIB::SRL_I128, nullptr);
1604     setLibcallName(RTLIB::SRA_I128, nullptr);
1605   }
1606
1607   // Combine sin / cos into one node or libcall if possible.
1608   if (Subtarget->hasSinCos()) {
1609     setLibcallName(RTLIB::SINCOS_F32, "sincosf");
1610     setLibcallName(RTLIB::SINCOS_F64, "sincos");
1611     if (Subtarget->isTargetDarwin()) {
1612       // For MacOSX, we don't want to the normal expansion of a libcall to
1613       // sincos. We want to issue a libcall to __sincos_stret to avoid memory
1614       // traffic.
1615       setOperationAction(ISD::FSINCOS, MVT::f64, Custom);
1616       setOperationAction(ISD::FSINCOS, MVT::f32, Custom);
1617     }
1618   }
1619
1620   if (Subtarget->isTargetWin64()) {
1621     setOperationAction(ISD::SDIV, MVT::i128, Custom);
1622     setOperationAction(ISD::UDIV, MVT::i128, Custom);
1623     setOperationAction(ISD::SREM, MVT::i128, Custom);
1624     setOperationAction(ISD::UREM, MVT::i128, Custom);
1625     setOperationAction(ISD::SDIVREM, MVT::i128, Custom);
1626     setOperationAction(ISD::UDIVREM, MVT::i128, Custom);
1627   }
1628
1629   // We have target-specific dag combine patterns for the following nodes:
1630   setTargetDAGCombine(ISD::VECTOR_SHUFFLE);
1631   setTargetDAGCombine(ISD::EXTRACT_VECTOR_ELT);
1632   setTargetDAGCombine(ISD::VSELECT);
1633   setTargetDAGCombine(ISD::SELECT);
1634   setTargetDAGCombine(ISD::SHL);
1635   setTargetDAGCombine(ISD::SRA);
1636   setTargetDAGCombine(ISD::SRL);
1637   setTargetDAGCombine(ISD::OR);
1638   setTargetDAGCombine(ISD::AND);
1639   setTargetDAGCombine(ISD::ADD);
1640   setTargetDAGCombine(ISD::FADD);
1641   setTargetDAGCombine(ISD::FSUB);
1642   setTargetDAGCombine(ISD::FMA);
1643   setTargetDAGCombine(ISD::SUB);
1644   setTargetDAGCombine(ISD::LOAD);
1645   setTargetDAGCombine(ISD::STORE);
1646   setTargetDAGCombine(ISD::ZERO_EXTEND);
1647   setTargetDAGCombine(ISD::ANY_EXTEND);
1648   setTargetDAGCombine(ISD::SIGN_EXTEND);
1649   setTargetDAGCombine(ISD::SIGN_EXTEND_INREG);
1650   setTargetDAGCombine(ISD::TRUNCATE);
1651   setTargetDAGCombine(ISD::SINT_TO_FP);
1652   setTargetDAGCombine(ISD::SETCC);
1653   setTargetDAGCombine(ISD::INTRINSIC_WO_CHAIN);
1654   setTargetDAGCombine(ISD::BUILD_VECTOR);
1655   if (Subtarget->is64Bit())
1656     setTargetDAGCombine(ISD::MUL);
1657   setTargetDAGCombine(ISD::XOR);
1658
1659   computeRegisterProperties();
1660
1661   // On Darwin, -Os means optimize for size without hurting performance,
1662   // do not reduce the limit.
1663   MaxStoresPerMemset = 16; // For @llvm.memset -> sequence of stores
1664   MaxStoresPerMemsetOptSize = Subtarget->isTargetDarwin() ? 16 : 8;
1665   MaxStoresPerMemcpy = 8; // For @llvm.memcpy -> sequence of stores
1666   MaxStoresPerMemcpyOptSize = Subtarget->isTargetDarwin() ? 8 : 4;
1667   MaxStoresPerMemmove = 8; // For @llvm.memmove -> sequence of stores
1668   MaxStoresPerMemmoveOptSize = Subtarget->isTargetDarwin() ? 8 : 4;
1669   setPrefLoopAlignment(4); // 2^4 bytes.
1670
1671   // Predictable cmov don't hurt on atom because it's in-order.
1672   PredictableSelectIsExpensive = !Subtarget->isAtom();
1673
1674   setPrefFunctionAlignment(4); // 2^4 bytes.
1675
1676   verifyIntrinsicTables();
1677 }
1678
1679 // This has so far only been implemented for 64-bit MachO.
1680 bool X86TargetLowering::useLoadStackGuardNode() const {
1681   return Subtarget->getTargetTriple().getObjectFormat() == Triple::MachO &&
1682          Subtarget->is64Bit();
1683 }
1684
1685 TargetLoweringBase::LegalizeTypeAction
1686 X86TargetLowering::getPreferredVectorAction(EVT VT) const {
1687   if (ExperimentalVectorWideningLegalization &&
1688       VT.getVectorNumElements() != 1 &&
1689       VT.getVectorElementType().getSimpleVT() != MVT::i1)
1690     return TypeWidenVector;
1691
1692   return TargetLoweringBase::getPreferredVectorAction(VT);
1693 }
1694
1695 EVT X86TargetLowering::getSetCCResultType(LLVMContext &, EVT VT) const {
1696   if (!VT.isVector())
1697     return Subtarget->hasAVX512() ? MVT::i1: MVT::i8;
1698
1699   const unsigned NumElts = VT.getVectorNumElements();
1700   const EVT EltVT = VT.getVectorElementType();
1701   if (VT.is512BitVector()) {
1702     if (Subtarget->hasAVX512())
1703       if (EltVT == MVT::i32 || EltVT == MVT::i64 ||
1704           EltVT == MVT::f32 || EltVT == MVT::f64)
1705         switch(NumElts) {
1706         case  8: return MVT::v8i1;
1707         case 16: return MVT::v16i1;
1708       }
1709     if (Subtarget->hasBWI())
1710       if (EltVT == MVT::i8 || EltVT == MVT::i16)
1711         switch(NumElts) {
1712         case 32: return MVT::v32i1;
1713         case 64: return MVT::v64i1;
1714       }
1715   }
1716
1717   if (VT.is256BitVector() || VT.is128BitVector()) {
1718     if (Subtarget->hasVLX())
1719       if (EltVT == MVT::i32 || EltVT == MVT::i64 ||
1720           EltVT == MVT::f32 || EltVT == MVT::f64)
1721         switch(NumElts) {
1722         case 2: return MVT::v2i1;
1723         case 4: return MVT::v4i1;
1724         case 8: return MVT::v8i1;
1725       }
1726     if (Subtarget->hasBWI() && Subtarget->hasVLX())
1727       if (EltVT == MVT::i8 || EltVT == MVT::i16)
1728         switch(NumElts) {
1729         case  8: return MVT::v8i1;
1730         case 16: return MVT::v16i1;
1731         case 32: return MVT::v32i1;
1732       }
1733   }
1734
1735   return VT.changeVectorElementTypeToInteger();
1736 }
1737
1738 /// getMaxByValAlign - Helper for getByValTypeAlignment to determine
1739 /// the desired ByVal argument alignment.
1740 static void getMaxByValAlign(Type *Ty, unsigned &MaxAlign) {
1741   if (MaxAlign == 16)
1742     return;
1743   if (VectorType *VTy = dyn_cast<VectorType>(Ty)) {
1744     if (VTy->getBitWidth() == 128)
1745       MaxAlign = 16;
1746   } else if (ArrayType *ATy = dyn_cast<ArrayType>(Ty)) {
1747     unsigned EltAlign = 0;
1748     getMaxByValAlign(ATy->getElementType(), EltAlign);
1749     if (EltAlign > MaxAlign)
1750       MaxAlign = EltAlign;
1751   } else if (StructType *STy = dyn_cast<StructType>(Ty)) {
1752     for (unsigned i = 0, e = STy->getNumElements(); i != e; ++i) {
1753       unsigned EltAlign = 0;
1754       getMaxByValAlign(STy->getElementType(i), EltAlign);
1755       if (EltAlign > MaxAlign)
1756         MaxAlign = EltAlign;
1757       if (MaxAlign == 16)
1758         break;
1759     }
1760   }
1761 }
1762
1763 /// getByValTypeAlignment - Return the desired alignment for ByVal aggregate
1764 /// function arguments in the caller parameter area. For X86, aggregates
1765 /// that contain SSE vectors are placed at 16-byte boundaries while the rest
1766 /// are at 4-byte boundaries.
1767 unsigned X86TargetLowering::getByValTypeAlignment(Type *Ty) const {
1768   if (Subtarget->is64Bit()) {
1769     // Max of 8 and alignment of type.
1770     unsigned TyAlign = TD->getABITypeAlignment(Ty);
1771     if (TyAlign > 8)
1772       return TyAlign;
1773     return 8;
1774   }
1775
1776   unsigned Align = 4;
1777   if (Subtarget->hasSSE1())
1778     getMaxByValAlign(Ty, Align);
1779   return Align;
1780 }
1781
1782 /// getOptimalMemOpType - Returns the target specific optimal type for load
1783 /// and store operations as a result of memset, memcpy, and memmove
1784 /// lowering. If DstAlign is zero that means it's safe to destination
1785 /// alignment can satisfy any constraint. Similarly if SrcAlign is zero it
1786 /// means there isn't a need to check it against alignment requirement,
1787 /// probably because the source does not need to be loaded. If 'IsMemset' is
1788 /// true, that means it's expanding a memset. If 'ZeroMemset' is true, that
1789 /// means it's a memset of zero. 'MemcpyStrSrc' indicates whether the memcpy
1790 /// source is constant so it does not need to be loaded.
1791 /// It returns EVT::Other if the type should be determined using generic
1792 /// target-independent logic.
1793 EVT
1794 X86TargetLowering::getOptimalMemOpType(uint64_t Size,
1795                                        unsigned DstAlign, unsigned SrcAlign,
1796                                        bool IsMemset, bool ZeroMemset,
1797                                        bool MemcpyStrSrc,
1798                                        MachineFunction &MF) const {
1799   const Function *F = MF.getFunction();
1800   if ((!IsMemset || ZeroMemset) &&
1801       !F->getAttributes().hasAttribute(AttributeSet::FunctionIndex,
1802                                        Attribute::NoImplicitFloat)) {
1803     if (Size >= 16 &&
1804         (Subtarget->isUnalignedMemAccessFast() ||
1805          ((DstAlign == 0 || DstAlign >= 16) &&
1806           (SrcAlign == 0 || SrcAlign >= 16)))) {
1807       if (Size >= 32) {
1808         if (Subtarget->hasInt256())
1809           return MVT::v8i32;
1810         if (Subtarget->hasFp256())
1811           return MVT::v8f32;
1812       }
1813       if (Subtarget->hasSSE2())
1814         return MVT::v4i32;
1815       if (Subtarget->hasSSE1())
1816         return MVT::v4f32;
1817     } else if (!MemcpyStrSrc && Size >= 8 &&
1818                !Subtarget->is64Bit() &&
1819                Subtarget->hasSSE2()) {
1820       // Do not use f64 to lower memcpy if source is string constant. It's
1821       // better to use i32 to avoid the loads.
1822       return MVT::f64;
1823     }
1824   }
1825   if (Subtarget->is64Bit() && Size >= 8)
1826     return MVT::i64;
1827   return MVT::i32;
1828 }
1829
1830 bool X86TargetLowering::isSafeMemOpType(MVT VT) const {
1831   if (VT == MVT::f32)
1832     return X86ScalarSSEf32;
1833   else if (VT == MVT::f64)
1834     return X86ScalarSSEf64;
1835   return true;
1836 }
1837
1838 bool
1839 X86TargetLowering::allowsMisalignedMemoryAccesses(EVT VT,
1840                                                   unsigned,
1841                                                   unsigned,
1842                                                   bool *Fast) const {
1843   if (Fast)
1844     *Fast = Subtarget->isUnalignedMemAccessFast();
1845   return true;
1846 }
1847
1848 /// getJumpTableEncoding - Return the entry encoding for a jump table in the
1849 /// current function.  The returned value is a member of the
1850 /// MachineJumpTableInfo::JTEntryKind enum.
1851 unsigned X86TargetLowering::getJumpTableEncoding() const {
1852   // In GOT pic mode, each entry in the jump table is emitted as a @GOTOFF
1853   // symbol.
1854   if (getTargetMachine().getRelocationModel() == Reloc::PIC_ &&
1855       Subtarget->isPICStyleGOT())
1856     return MachineJumpTableInfo::EK_Custom32;
1857
1858   // Otherwise, use the normal jump table encoding heuristics.
1859   return TargetLowering::getJumpTableEncoding();
1860 }
1861
1862 const MCExpr *
1863 X86TargetLowering::LowerCustomJumpTableEntry(const MachineJumpTableInfo *MJTI,
1864                                              const MachineBasicBlock *MBB,
1865                                              unsigned uid,MCContext &Ctx) const{
1866   assert(MBB->getParent()->getTarget().getRelocationModel() == Reloc::PIC_ &&
1867          Subtarget->isPICStyleGOT());
1868   // In 32-bit ELF systems, our jump table entries are formed with @GOTOFF
1869   // entries.
1870   return MCSymbolRefExpr::Create(MBB->getSymbol(),
1871                                  MCSymbolRefExpr::VK_GOTOFF, Ctx);
1872 }
1873
1874 /// getPICJumpTableRelocaBase - Returns relocation base for the given PIC
1875 /// jumptable.
1876 SDValue X86TargetLowering::getPICJumpTableRelocBase(SDValue Table,
1877                                                     SelectionDAG &DAG) const {
1878   if (!Subtarget->is64Bit())
1879     // This doesn't have SDLoc associated with it, but is not really the
1880     // same as a Register.
1881     return DAG.getNode(X86ISD::GlobalBaseReg, SDLoc(), getPointerTy());
1882   return Table;
1883 }
1884
1885 /// getPICJumpTableRelocBaseExpr - This returns the relocation base for the
1886 /// given PIC jumptable, the same as getPICJumpTableRelocBase, but as an
1887 /// MCExpr.
1888 const MCExpr *X86TargetLowering::
1889 getPICJumpTableRelocBaseExpr(const MachineFunction *MF, unsigned JTI,
1890                              MCContext &Ctx) const {
1891   // X86-64 uses RIP relative addressing based on the jump table label.
1892   if (Subtarget->isPICStyleRIPRel())
1893     return TargetLowering::getPICJumpTableRelocBaseExpr(MF, JTI, Ctx);
1894
1895   // Otherwise, the reference is relative to the PIC base.
1896   return MCSymbolRefExpr::Create(MF->getPICBaseSymbol(), Ctx);
1897 }
1898
1899 // FIXME: Why this routine is here? Move to RegInfo!
1900 std::pair<const TargetRegisterClass*, uint8_t>
1901 X86TargetLowering::findRepresentativeClass(MVT VT) const{
1902   const TargetRegisterClass *RRC = nullptr;
1903   uint8_t Cost = 1;
1904   switch (VT.SimpleTy) {
1905   default:
1906     return TargetLowering::findRepresentativeClass(VT);
1907   case MVT::i8: case MVT::i16: case MVT::i32: case MVT::i64:
1908     RRC = Subtarget->is64Bit() ? &X86::GR64RegClass : &X86::GR32RegClass;
1909     break;
1910   case MVT::x86mmx:
1911     RRC = &X86::VR64RegClass;
1912     break;
1913   case MVT::f32: case MVT::f64:
1914   case MVT::v16i8: case MVT::v8i16: case MVT::v4i32: case MVT::v2i64:
1915   case MVT::v4f32: case MVT::v2f64:
1916   case MVT::v32i8: case MVT::v8i32: case MVT::v4i64: case MVT::v8f32:
1917   case MVT::v4f64:
1918     RRC = &X86::VR128RegClass;
1919     break;
1920   }
1921   return std::make_pair(RRC, Cost);
1922 }
1923
1924 bool X86TargetLowering::getStackCookieLocation(unsigned &AddressSpace,
1925                                                unsigned &Offset) const {
1926   if (!Subtarget->isTargetLinux())
1927     return false;
1928
1929   if (Subtarget->is64Bit()) {
1930     // %fs:0x28, unless we're using a Kernel code model, in which case it's %gs:
1931     Offset = 0x28;
1932     if (getTargetMachine().getCodeModel() == CodeModel::Kernel)
1933       AddressSpace = 256;
1934     else
1935       AddressSpace = 257;
1936   } else {
1937     // %gs:0x14 on i386
1938     Offset = 0x14;
1939     AddressSpace = 256;
1940   }
1941   return true;
1942 }
1943
1944 bool X86TargetLowering::isNoopAddrSpaceCast(unsigned SrcAS,
1945                                             unsigned DestAS) const {
1946   assert(SrcAS != DestAS && "Expected different address spaces!");
1947
1948   return SrcAS < 256 && DestAS < 256;
1949 }
1950
1951 //===----------------------------------------------------------------------===//
1952 //               Return Value Calling Convention Implementation
1953 //===----------------------------------------------------------------------===//
1954
1955 #include "X86GenCallingConv.inc"
1956
1957 bool
1958 X86TargetLowering::CanLowerReturn(CallingConv::ID CallConv,
1959                                   MachineFunction &MF, bool isVarArg,
1960                         const SmallVectorImpl<ISD::OutputArg> &Outs,
1961                         LLVMContext &Context) const {
1962   SmallVector<CCValAssign, 16> RVLocs;
1963   CCState CCInfo(CallConv, isVarArg, MF, RVLocs, Context);
1964   return CCInfo.CheckReturn(Outs, RetCC_X86);
1965 }
1966
1967 const MCPhysReg *X86TargetLowering::getScratchRegisters(CallingConv::ID) const {
1968   static const MCPhysReg ScratchRegs[] = { X86::R11, 0 };
1969   return ScratchRegs;
1970 }
1971
1972 SDValue
1973 X86TargetLowering::LowerReturn(SDValue Chain,
1974                                CallingConv::ID CallConv, bool isVarArg,
1975                                const SmallVectorImpl<ISD::OutputArg> &Outs,
1976                                const SmallVectorImpl<SDValue> &OutVals,
1977                                SDLoc dl, SelectionDAG &DAG) const {
1978   MachineFunction &MF = DAG.getMachineFunction();
1979   X86MachineFunctionInfo *FuncInfo = MF.getInfo<X86MachineFunctionInfo>();
1980
1981   SmallVector<CCValAssign, 16> RVLocs;
1982   CCState CCInfo(CallConv, isVarArg, MF, RVLocs, *DAG.getContext());
1983   CCInfo.AnalyzeReturn(Outs, RetCC_X86);
1984
1985   SDValue Flag;
1986   SmallVector<SDValue, 6> RetOps;
1987   RetOps.push_back(Chain); // Operand #0 = Chain (updated below)
1988   // Operand #1 = Bytes To Pop
1989   RetOps.push_back(DAG.getTargetConstant(FuncInfo->getBytesToPopOnReturn(),
1990                    MVT::i16));
1991
1992   // Copy the result values into the output registers.
1993   for (unsigned i = 0; i != RVLocs.size(); ++i) {
1994     CCValAssign &VA = RVLocs[i];
1995     assert(VA.isRegLoc() && "Can only return in registers!");
1996     SDValue ValToCopy = OutVals[i];
1997     EVT ValVT = ValToCopy.getValueType();
1998
1999     // Promote values to the appropriate types
2000     if (VA.getLocInfo() == CCValAssign::SExt)
2001       ValToCopy = DAG.getNode(ISD::SIGN_EXTEND, dl, VA.getLocVT(), ValToCopy);
2002     else if (VA.getLocInfo() == CCValAssign::ZExt)
2003       ValToCopy = DAG.getNode(ISD::ZERO_EXTEND, dl, VA.getLocVT(), ValToCopy);
2004     else if (VA.getLocInfo() == CCValAssign::AExt)
2005       ValToCopy = DAG.getNode(ISD::ANY_EXTEND, dl, VA.getLocVT(), ValToCopy);
2006     else if (VA.getLocInfo() == CCValAssign::BCvt)
2007       ValToCopy = DAG.getNode(ISD::BITCAST, dl, VA.getLocVT(), ValToCopy);
2008
2009     assert(VA.getLocInfo() != CCValAssign::FPExt &&
2010            "Unexpected FP-extend for return value.");  
2011
2012     // If this is x86-64, and we disabled SSE, we can't return FP values,
2013     // or SSE or MMX vectors.
2014     if ((ValVT == MVT::f32 || ValVT == MVT::f64 ||
2015          VA.getLocReg() == X86::XMM0 || VA.getLocReg() == X86::XMM1) &&
2016           (Subtarget->is64Bit() && !Subtarget->hasSSE1())) {
2017       report_fatal_error("SSE register return with SSE disabled");
2018     }
2019     // Likewise we can't return F64 values with SSE1 only.  gcc does so, but
2020     // llvm-gcc has never done it right and no one has noticed, so this
2021     // should be OK for now.
2022     if (ValVT == MVT::f64 &&
2023         (Subtarget->is64Bit() && !Subtarget->hasSSE2()))
2024       report_fatal_error("SSE2 register return with SSE2 disabled");
2025
2026     // Returns in ST0/ST1 are handled specially: these are pushed as operands to
2027     // the RET instruction and handled by the FP Stackifier.
2028     if (VA.getLocReg() == X86::FP0 ||
2029         VA.getLocReg() == X86::FP1) {
2030       // If this is a copy from an xmm register to ST(0), use an FPExtend to
2031       // change the value to the FP stack register class.
2032       if (isScalarFPTypeInSSEReg(VA.getValVT()))
2033         ValToCopy = DAG.getNode(ISD::FP_EXTEND, dl, MVT::f80, ValToCopy);
2034       RetOps.push_back(ValToCopy);
2035       // Don't emit a copytoreg.
2036       continue;
2037     }
2038
2039     // 64-bit vector (MMX) values are returned in XMM0 / XMM1 except for v1i64
2040     // which is returned in RAX / RDX.
2041     if (Subtarget->is64Bit()) {
2042       if (ValVT == MVT::x86mmx) {
2043         if (VA.getLocReg() == X86::XMM0 || VA.getLocReg() == X86::XMM1) {
2044           ValToCopy = DAG.getNode(ISD::BITCAST, dl, MVT::i64, ValToCopy);
2045           ValToCopy = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, MVT::v2i64,
2046                                   ValToCopy);
2047           // If we don't have SSE2 available, convert to v4f32 so the generated
2048           // register is legal.
2049           if (!Subtarget->hasSSE2())
2050             ValToCopy = DAG.getNode(ISD::BITCAST, dl, MVT::v4f32,ValToCopy);
2051         }
2052       }
2053     }
2054
2055     Chain = DAG.getCopyToReg(Chain, dl, VA.getLocReg(), ValToCopy, Flag);
2056     Flag = Chain.getValue(1);
2057     RetOps.push_back(DAG.getRegister(VA.getLocReg(), VA.getLocVT()));
2058   }
2059
2060   // The x86-64 ABIs require that for returning structs by value we copy
2061   // the sret argument into %rax/%eax (depending on ABI) for the return.
2062   // Win32 requires us to put the sret argument to %eax as well.
2063   // We saved the argument into a virtual register in the entry block,
2064   // so now we copy the value out and into %rax/%eax.
2065   if (DAG.getMachineFunction().getFunction()->hasStructRetAttr() &&
2066       (Subtarget->is64Bit() || Subtarget->isTargetKnownWindowsMSVC())) {
2067     MachineFunction &MF = DAG.getMachineFunction();
2068     X86MachineFunctionInfo *FuncInfo = MF.getInfo<X86MachineFunctionInfo>();
2069     unsigned Reg = FuncInfo->getSRetReturnReg();
2070     assert(Reg &&
2071            "SRetReturnReg should have been set in LowerFormalArguments().");
2072     SDValue Val = DAG.getCopyFromReg(Chain, dl, Reg, getPointerTy());
2073
2074     unsigned RetValReg
2075         = (Subtarget->is64Bit() && !Subtarget->isTarget64BitILP32()) ?
2076           X86::RAX : X86::EAX;
2077     Chain = DAG.getCopyToReg(Chain, dl, RetValReg, Val, Flag);
2078     Flag = Chain.getValue(1);
2079
2080     // RAX/EAX now acts like a return value.
2081     RetOps.push_back(DAG.getRegister(RetValReg, getPointerTy()));
2082   }
2083
2084   RetOps[0] = Chain;  // Update chain.
2085
2086   // Add the flag if we have it.
2087   if (Flag.getNode())
2088     RetOps.push_back(Flag);
2089
2090   return DAG.getNode(X86ISD::RET_FLAG, dl, MVT::Other, RetOps);
2091 }
2092
2093 bool X86TargetLowering::isUsedByReturnOnly(SDNode *N, SDValue &Chain) const {
2094   if (N->getNumValues() != 1)
2095     return false;
2096   if (!N->hasNUsesOfValue(1, 0))
2097     return false;
2098
2099   SDValue TCChain = Chain;
2100   SDNode *Copy = *N->use_begin();
2101   if (Copy->getOpcode() == ISD::CopyToReg) {
2102     // If the copy has a glue operand, we conservatively assume it isn't safe to
2103     // perform a tail call.
2104     if (Copy->getOperand(Copy->getNumOperands()-1).getValueType() == MVT::Glue)
2105       return false;
2106     TCChain = Copy->getOperand(0);
2107   } else if (Copy->getOpcode() != ISD::FP_EXTEND)
2108     return false;
2109
2110   bool HasRet = false;
2111   for (SDNode::use_iterator UI = Copy->use_begin(), UE = Copy->use_end();
2112        UI != UE; ++UI) {
2113     if (UI->getOpcode() != X86ISD::RET_FLAG)
2114       return false;
2115     // If we are returning more than one value, we can definitely
2116     // not make a tail call see PR19530
2117     if (UI->getNumOperands() > 4)
2118       return false;
2119     if (UI->getNumOperands() == 4 &&
2120         UI->getOperand(UI->getNumOperands()-1).getValueType() != MVT::Glue)
2121       return false;
2122     HasRet = true;
2123   }
2124
2125   if (!HasRet)
2126     return false;
2127
2128   Chain = TCChain;
2129   return true;
2130 }
2131
2132 EVT
2133 X86TargetLowering::getTypeForExtArgOrReturn(LLVMContext &Context, EVT VT,
2134                                             ISD::NodeType ExtendKind) const {
2135   MVT ReturnMVT;
2136   // TODO: Is this also valid on 32-bit?
2137   if (Subtarget->is64Bit() && VT == MVT::i1 && ExtendKind == ISD::ZERO_EXTEND)
2138     ReturnMVT = MVT::i8;
2139   else
2140     ReturnMVT = MVT::i32;
2141
2142   EVT MinVT = getRegisterType(Context, ReturnMVT);
2143   return VT.bitsLT(MinVT) ? MinVT : VT;
2144 }
2145
2146 /// LowerCallResult - Lower the result values of a call into the
2147 /// appropriate copies out of appropriate physical registers.
2148 ///
2149 SDValue
2150 X86TargetLowering::LowerCallResult(SDValue Chain, SDValue InFlag,
2151                                    CallingConv::ID CallConv, bool isVarArg,
2152                                    const SmallVectorImpl<ISD::InputArg> &Ins,
2153                                    SDLoc dl, SelectionDAG &DAG,
2154                                    SmallVectorImpl<SDValue> &InVals) const {
2155
2156   // Assign locations to each value returned by this call.
2157   SmallVector<CCValAssign, 16> RVLocs;
2158   bool Is64Bit = Subtarget->is64Bit();
2159   CCState CCInfo(CallConv, isVarArg, DAG.getMachineFunction(), RVLocs,
2160                  *DAG.getContext());
2161   CCInfo.AnalyzeCallResult(Ins, RetCC_X86);
2162
2163   // Copy all of the result registers out of their specified physreg.
2164   for (unsigned i = 0, e = RVLocs.size(); i != e; ++i) {
2165     CCValAssign &VA = RVLocs[i];
2166     EVT CopyVT = VA.getValVT();
2167
2168     // If this is x86-64, and we disabled SSE, we can't return FP values
2169     if ((CopyVT == MVT::f32 || CopyVT == MVT::f64) &&
2170         ((Is64Bit || Ins[i].Flags.isInReg()) && !Subtarget->hasSSE1())) {
2171       report_fatal_error("SSE register return with SSE disabled");
2172     }
2173
2174     // If we prefer to use the value in xmm registers, copy it out as f80 and
2175     // use a truncate to move it from fp stack reg to xmm reg.
2176     if ((VA.getLocReg() == X86::FP0 || VA.getLocReg() == X86::FP1) &&
2177         isScalarFPTypeInSSEReg(VA.getValVT()))
2178       CopyVT = MVT::f80;
2179
2180     Chain = DAG.getCopyFromReg(Chain, dl, VA.getLocReg(),
2181                                CopyVT, InFlag).getValue(1);
2182     SDValue Val = Chain.getValue(0);
2183
2184     if (CopyVT != VA.getValVT())
2185       Val = DAG.getNode(ISD::FP_ROUND, dl, VA.getValVT(), Val,
2186                         // This truncation won't change the value.
2187                         DAG.getIntPtrConstant(1));
2188
2189     InFlag = Chain.getValue(2);
2190     InVals.push_back(Val);
2191   }
2192
2193   return Chain;
2194 }
2195
2196 //===----------------------------------------------------------------------===//
2197 //                C & StdCall & Fast Calling Convention implementation
2198 //===----------------------------------------------------------------------===//
2199 //  StdCall calling convention seems to be standard for many Windows' API
2200 //  routines and around. It differs from C calling convention just a little:
2201 //  callee should clean up the stack, not caller. Symbols should be also
2202 //  decorated in some fancy way :) It doesn't support any vector arguments.
2203 //  For info on fast calling convention see Fast Calling Convention (tail call)
2204 //  implementation LowerX86_32FastCCCallTo.
2205
2206 /// CallIsStructReturn - Determines whether a call uses struct return
2207 /// semantics.
2208 enum StructReturnType {
2209   NotStructReturn,
2210   RegStructReturn,
2211   StackStructReturn
2212 };
2213 static StructReturnType
2214 callIsStructReturn(const SmallVectorImpl<ISD::OutputArg> &Outs) {
2215   if (Outs.empty())
2216     return NotStructReturn;
2217
2218   const ISD::ArgFlagsTy &Flags = Outs[0].Flags;
2219   if (!Flags.isSRet())
2220     return NotStructReturn;
2221   if (Flags.isInReg())
2222     return RegStructReturn;
2223   return StackStructReturn;
2224 }
2225
2226 /// ArgsAreStructReturn - Determines whether a function uses struct
2227 /// return semantics.
2228 static StructReturnType
2229 argsAreStructReturn(const SmallVectorImpl<ISD::InputArg> &Ins) {
2230   if (Ins.empty())
2231     return NotStructReturn;
2232
2233   const ISD::ArgFlagsTy &Flags = Ins[0].Flags;
2234   if (!Flags.isSRet())
2235     return NotStructReturn;
2236   if (Flags.isInReg())
2237     return RegStructReturn;
2238   return StackStructReturn;
2239 }
2240
2241 /// CreateCopyOfByValArgument - Make a copy of an aggregate at address specified
2242 /// by "Src" to address "Dst" with size and alignment information specified by
2243 /// the specific parameter attribute. The copy will be passed as a byval
2244 /// function parameter.
2245 static SDValue
2246 CreateCopyOfByValArgument(SDValue Src, SDValue Dst, SDValue Chain,
2247                           ISD::ArgFlagsTy Flags, SelectionDAG &DAG,
2248                           SDLoc dl) {
2249   SDValue SizeNode = DAG.getConstant(Flags.getByValSize(), MVT::i32);
2250
2251   return DAG.getMemcpy(Chain, dl, Dst, Src, SizeNode, Flags.getByValAlign(),
2252                        /*isVolatile*/false, /*AlwaysInline=*/true,
2253                        MachinePointerInfo(), MachinePointerInfo());
2254 }
2255
2256 /// IsTailCallConvention - Return true if the calling convention is one that
2257 /// supports tail call optimization.
2258 static bool IsTailCallConvention(CallingConv::ID CC) {
2259   return (CC == CallingConv::Fast || CC == CallingConv::GHC ||
2260           CC == CallingConv::HiPE);
2261 }
2262
2263 /// \brief Return true if the calling convention is a C calling convention.
2264 static bool IsCCallConvention(CallingConv::ID CC) {
2265   return (CC == CallingConv::C || CC == CallingConv::X86_64_Win64 ||
2266           CC == CallingConv::X86_64_SysV);
2267 }
2268
2269 bool X86TargetLowering::mayBeEmittedAsTailCall(CallInst *CI) const {
2270   if (!CI->isTailCall() || getTargetMachine().Options.DisableTailCalls)
2271     return false;
2272
2273   CallSite CS(CI);
2274   CallingConv::ID CalleeCC = CS.getCallingConv();
2275   if (!IsTailCallConvention(CalleeCC) && !IsCCallConvention(CalleeCC))
2276     return false;
2277
2278   return true;
2279 }
2280
2281 /// FuncIsMadeTailCallSafe - Return true if the function is being made into
2282 /// a tailcall target by changing its ABI.
2283 static bool FuncIsMadeTailCallSafe(CallingConv::ID CC,
2284                                    bool GuaranteedTailCallOpt) {
2285   return GuaranteedTailCallOpt && IsTailCallConvention(CC);
2286 }
2287
2288 SDValue
2289 X86TargetLowering::LowerMemArgument(SDValue Chain,
2290                                     CallingConv::ID CallConv,
2291                                     const SmallVectorImpl<ISD::InputArg> &Ins,
2292                                     SDLoc dl, SelectionDAG &DAG,
2293                                     const CCValAssign &VA,
2294                                     MachineFrameInfo *MFI,
2295                                     unsigned i) const {
2296   // Create the nodes corresponding to a load from this parameter slot.
2297   ISD::ArgFlagsTy Flags = Ins[i].Flags;
2298   bool AlwaysUseMutable = FuncIsMadeTailCallSafe(
2299       CallConv, DAG.getTarget().Options.GuaranteedTailCallOpt);
2300   bool isImmutable = !AlwaysUseMutable && !Flags.isByVal();
2301   EVT ValVT;
2302
2303   // If value is passed by pointer we have address passed instead of the value
2304   // itself.
2305   if (VA.getLocInfo() == CCValAssign::Indirect)
2306     ValVT = VA.getLocVT();
2307   else
2308     ValVT = VA.getValVT();
2309
2310   // FIXME: For now, all byval parameter objects are marked mutable. This can be
2311   // changed with more analysis.
2312   // In case of tail call optimization mark all arguments mutable. Since they
2313   // could be overwritten by lowering of arguments in case of a tail call.
2314   if (Flags.isByVal()) {
2315     unsigned Bytes = Flags.getByValSize();
2316     if (Bytes == 0) Bytes = 1; // Don't create zero-sized stack objects.
2317     int FI = MFI->CreateFixedObject(Bytes, VA.getLocMemOffset(), isImmutable);
2318     return DAG.getFrameIndex(FI, getPointerTy());
2319   } else {
2320     int FI = MFI->CreateFixedObject(ValVT.getSizeInBits()/8,
2321                                     VA.getLocMemOffset(), isImmutable);
2322     SDValue FIN = DAG.getFrameIndex(FI, getPointerTy());
2323     return DAG.getLoad(ValVT, dl, Chain, FIN,
2324                        MachinePointerInfo::getFixedStack(FI),
2325                        false, false, false, 0);
2326   }
2327 }
2328
2329 // FIXME: Get this from tablegen.
2330 static ArrayRef<MCPhysReg> get64BitArgumentGPRs(CallingConv::ID CallConv,
2331                                                 const X86Subtarget *Subtarget) {
2332   assert(Subtarget->is64Bit());
2333
2334   if (Subtarget->isCallingConvWin64(CallConv)) {
2335     static const MCPhysReg GPR64ArgRegsWin64[] = {
2336       X86::RCX, X86::RDX, X86::R8,  X86::R9
2337     };
2338     return makeArrayRef(std::begin(GPR64ArgRegsWin64), std::end(GPR64ArgRegsWin64));
2339   }
2340
2341   static const MCPhysReg GPR64ArgRegs64Bit[] = {
2342     X86::RDI, X86::RSI, X86::RDX, X86::RCX, X86::R8, X86::R9
2343   };
2344   return makeArrayRef(std::begin(GPR64ArgRegs64Bit), std::end(GPR64ArgRegs64Bit));
2345 }
2346
2347 // FIXME: Get this from tablegen.
2348 static ArrayRef<MCPhysReg> get64BitArgumentXMMs(MachineFunction &MF,
2349                                                 CallingConv::ID CallConv,
2350                                                 const X86Subtarget *Subtarget) {
2351   assert(Subtarget->is64Bit());
2352   if (Subtarget->isCallingConvWin64(CallConv)) {
2353     // The XMM registers which might contain var arg parameters are shadowed
2354     // in their paired GPR.  So we only need to save the GPR to their home
2355     // slots.
2356     // TODO: __vectorcall will change this.
2357     return None;
2358   }
2359
2360   const Function *Fn = MF.getFunction();
2361   bool NoImplicitFloatOps = Fn->getAttributes().
2362       hasAttribute(AttributeSet::FunctionIndex, Attribute::NoImplicitFloat);
2363   assert(!(MF.getTarget().Options.UseSoftFloat && NoImplicitFloatOps) &&
2364          "SSE register cannot be used when SSE is disabled!");
2365   if (MF.getTarget().Options.UseSoftFloat || NoImplicitFloatOps ||
2366       !Subtarget->hasSSE1())
2367     // Kernel mode asks for SSE to be disabled, so there are no XMM argument
2368     // registers.
2369     return None;
2370
2371   static const MCPhysReg XMMArgRegs64Bit[] = {
2372     X86::XMM0, X86::XMM1, X86::XMM2, X86::XMM3,
2373     X86::XMM4, X86::XMM5, X86::XMM6, X86::XMM7
2374   };
2375   return makeArrayRef(std::begin(XMMArgRegs64Bit), std::end(XMMArgRegs64Bit));
2376 }
2377
2378 SDValue
2379 X86TargetLowering::LowerFormalArguments(SDValue Chain,
2380                                         CallingConv::ID CallConv,
2381                                         bool isVarArg,
2382                                       const SmallVectorImpl<ISD::InputArg> &Ins,
2383                                         SDLoc dl,
2384                                         SelectionDAG &DAG,
2385                                         SmallVectorImpl<SDValue> &InVals)
2386                                           const {
2387   MachineFunction &MF = DAG.getMachineFunction();
2388   X86MachineFunctionInfo *FuncInfo = MF.getInfo<X86MachineFunctionInfo>();
2389
2390   const Function* Fn = MF.getFunction();
2391   if (Fn->hasExternalLinkage() &&
2392       Subtarget->isTargetCygMing() &&
2393       Fn->getName() == "main")
2394     FuncInfo->setForceFramePointer(true);
2395
2396   MachineFrameInfo *MFI = MF.getFrameInfo();
2397   bool Is64Bit = Subtarget->is64Bit();
2398   bool IsWin64 = Subtarget->isCallingConvWin64(CallConv);
2399
2400   assert(!(isVarArg && IsTailCallConvention(CallConv)) &&
2401          "Var args not supported with calling convention fastcc, ghc or hipe");
2402
2403   // Assign locations to all of the incoming arguments.
2404   SmallVector<CCValAssign, 16> ArgLocs;
2405   CCState CCInfo(CallConv, isVarArg, MF, ArgLocs, *DAG.getContext());
2406
2407   // Allocate shadow area for Win64
2408   if (IsWin64)
2409     CCInfo.AllocateStack(32, 8);
2410
2411   CCInfo.AnalyzeFormalArguments(Ins, CC_X86);
2412
2413   unsigned LastVal = ~0U;
2414   SDValue ArgValue;
2415   for (unsigned i = 0, e = ArgLocs.size(); i != e; ++i) {
2416     CCValAssign &VA = ArgLocs[i];
2417     // TODO: If an arg is passed in two places (e.g. reg and stack), skip later
2418     // places.
2419     assert(VA.getValNo() != LastVal &&
2420            "Don't support value assigned to multiple locs yet");
2421     (void)LastVal;
2422     LastVal = VA.getValNo();
2423
2424     if (VA.isRegLoc()) {
2425       EVT RegVT = VA.getLocVT();
2426       const TargetRegisterClass *RC;
2427       if (RegVT == MVT::i32)
2428         RC = &X86::GR32RegClass;
2429       else if (Is64Bit && RegVT == MVT::i64)
2430         RC = &X86::GR64RegClass;
2431       else if (RegVT == MVT::f32)
2432         RC = &X86::FR32RegClass;
2433       else if (RegVT == MVT::f64)
2434         RC = &X86::FR64RegClass;
2435       else if (RegVT.is512BitVector())
2436         RC = &X86::VR512RegClass;
2437       else if (RegVT.is256BitVector())
2438         RC = &X86::VR256RegClass;
2439       else if (RegVT.is128BitVector())
2440         RC = &X86::VR128RegClass;
2441       else if (RegVT == MVT::x86mmx)
2442         RC = &X86::VR64RegClass;
2443       else if (RegVT == MVT::i1)
2444         RC = &X86::VK1RegClass;
2445       else if (RegVT == MVT::v8i1)
2446         RC = &X86::VK8RegClass;
2447       else if (RegVT == MVT::v16i1)
2448         RC = &X86::VK16RegClass;
2449       else if (RegVT == MVT::v32i1)
2450         RC = &X86::VK32RegClass;
2451       else if (RegVT == MVT::v64i1)
2452         RC = &X86::VK64RegClass;
2453       else
2454         llvm_unreachable("Unknown argument type!");
2455
2456       unsigned Reg = MF.addLiveIn(VA.getLocReg(), RC);
2457       ArgValue = DAG.getCopyFromReg(Chain, dl, Reg, RegVT);
2458
2459       // If this is an 8 or 16-bit value, it is really passed promoted to 32
2460       // bits.  Insert an assert[sz]ext to capture this, then truncate to the
2461       // right size.
2462       if (VA.getLocInfo() == CCValAssign::SExt)
2463         ArgValue = DAG.getNode(ISD::AssertSext, dl, RegVT, ArgValue,
2464                                DAG.getValueType(VA.getValVT()));
2465       else if (VA.getLocInfo() == CCValAssign::ZExt)
2466         ArgValue = DAG.getNode(ISD::AssertZext, dl, RegVT, ArgValue,
2467                                DAG.getValueType(VA.getValVT()));
2468       else if (VA.getLocInfo() == CCValAssign::BCvt)
2469         ArgValue = DAG.getNode(ISD::BITCAST, dl, VA.getValVT(), ArgValue);
2470
2471       if (VA.isExtInLoc()) {
2472         // Handle MMX values passed in XMM regs.
2473         if (RegVT.isVector())
2474           ArgValue = DAG.getNode(X86ISD::MOVDQ2Q, dl, VA.getValVT(), ArgValue);
2475         else
2476           ArgValue = DAG.getNode(ISD::TRUNCATE, dl, VA.getValVT(), ArgValue);
2477       }
2478     } else {
2479       assert(VA.isMemLoc());
2480       ArgValue = LowerMemArgument(Chain, CallConv, Ins, dl, DAG, VA, MFI, i);
2481     }
2482
2483     // If value is passed via pointer - do a load.
2484     if (VA.getLocInfo() == CCValAssign::Indirect)
2485       ArgValue = DAG.getLoad(VA.getValVT(), dl, Chain, ArgValue,
2486                              MachinePointerInfo(), false, false, false, 0);
2487
2488     InVals.push_back(ArgValue);
2489   }
2490
2491   if (Subtarget->is64Bit() || Subtarget->isTargetKnownWindowsMSVC()) {
2492     for (unsigned i = 0, e = ArgLocs.size(); i != e; ++i) {
2493       // The x86-64 ABIs require that for returning structs by value we copy
2494       // the sret argument into %rax/%eax (depending on ABI) for the return.
2495       // Win32 requires us to put the sret argument to %eax as well.
2496       // Save the argument into a virtual register so that we can access it
2497       // from the return points.
2498       if (Ins[i].Flags.isSRet()) {
2499         unsigned Reg = FuncInfo->getSRetReturnReg();
2500         if (!Reg) {
2501           MVT PtrTy = getPointerTy();
2502           Reg = MF.getRegInfo().createVirtualRegister(getRegClassFor(PtrTy));
2503           FuncInfo->setSRetReturnReg(Reg);
2504         }
2505         SDValue Copy = DAG.getCopyToReg(DAG.getEntryNode(), dl, Reg, InVals[i]);
2506         Chain = DAG.getNode(ISD::TokenFactor, dl, MVT::Other, Copy, Chain);
2507         break;
2508       }
2509     }
2510   }
2511
2512   unsigned StackSize = CCInfo.getNextStackOffset();
2513   // Align stack specially for tail calls.
2514   if (FuncIsMadeTailCallSafe(CallConv,
2515                              MF.getTarget().Options.GuaranteedTailCallOpt))
2516     StackSize = GetAlignedArgumentStackSize(StackSize, DAG);
2517
2518   // If the function takes variable number of arguments, make a frame index for
2519   // the start of the first vararg value... for expansion of llvm.va_start. We
2520   // can skip this if there are no va_start calls.
2521   if (MFI->hasVAStart() &&
2522       (Is64Bit || (CallConv != CallingConv::X86_FastCall &&
2523                    CallConv != CallingConv::X86_ThisCall))) {
2524     FuncInfo->setVarArgsFrameIndex(
2525         MFI->CreateFixedObject(1, StackSize, true));
2526   }
2527
2528   // 64-bit calling conventions support varargs and register parameters, so we
2529   // have to do extra work to spill them in the prologue or forward them to
2530   // musttail calls.
2531   if (Is64Bit && isVarArg &&
2532       (MFI->hasVAStart() || MFI->hasMustTailInVarArgFunc())) {
2533     // Find the first unallocated argument registers.
2534     ArrayRef<MCPhysReg> ArgGPRs = get64BitArgumentGPRs(CallConv, Subtarget);
2535     ArrayRef<MCPhysReg> ArgXMMs = get64BitArgumentXMMs(MF, CallConv, Subtarget);
2536     unsigned NumIntRegs =
2537         CCInfo.getFirstUnallocated(ArgGPRs.data(), ArgGPRs.size());
2538     unsigned NumXMMRegs =
2539         CCInfo.getFirstUnallocated(ArgXMMs.data(), ArgXMMs.size());
2540     assert(!(NumXMMRegs && !Subtarget->hasSSE1()) &&
2541            "SSE register cannot be used when SSE is disabled!");
2542
2543     // Gather all the live in physical registers.
2544     SmallVector<SDValue, 6> LiveGPRs;
2545     SmallVector<SDValue, 8> LiveXMMRegs;
2546     SDValue ALVal;
2547     for (MCPhysReg Reg : ArgGPRs.slice(NumIntRegs)) {
2548       unsigned GPR = MF.addLiveIn(Reg, &X86::GR64RegClass);
2549       LiveGPRs.push_back(
2550           DAG.getCopyFromReg(Chain, dl, GPR, MVT::i64));
2551     }
2552     if (!ArgXMMs.empty()) {
2553       unsigned AL = MF.addLiveIn(X86::AL, &X86::GR8RegClass);
2554       ALVal = DAG.getCopyFromReg(Chain, dl, AL, MVT::i8);
2555       for (MCPhysReg Reg : ArgXMMs.slice(NumXMMRegs)) {
2556         unsigned XMMReg = MF.addLiveIn(Reg, &X86::VR128RegClass);
2557         LiveXMMRegs.push_back(
2558             DAG.getCopyFromReg(Chain, dl, XMMReg, MVT::v4f32));
2559       }
2560     }
2561
2562     // Store them to the va_list returned by va_start.
2563     if (MFI->hasVAStart()) {
2564       if (IsWin64) {
2565         const TargetFrameLowering &TFI = *MF.getSubtarget().getFrameLowering();
2566         // Get to the caller-allocated home save location.  Add 8 to account
2567         // for the return address.
2568         int HomeOffset = TFI.getOffsetOfLocalArea() + 8;
2569         FuncInfo->setRegSaveFrameIndex(
2570           MFI->CreateFixedObject(1, NumIntRegs * 8 + HomeOffset, false));
2571         // Fixup to set vararg frame on shadow area (4 x i64).
2572         if (NumIntRegs < 4)
2573           FuncInfo->setVarArgsFrameIndex(FuncInfo->getRegSaveFrameIndex());
2574       } else {
2575         // For X86-64, if there are vararg parameters that are passed via
2576         // registers, then we must store them to their spots on the stack so
2577         // they may be loaded by deferencing the result of va_next.
2578         FuncInfo->setVarArgsGPOffset(NumIntRegs * 8);
2579         FuncInfo->setVarArgsFPOffset(ArgGPRs.size() * 8 + NumXMMRegs * 16);
2580         FuncInfo->setRegSaveFrameIndex(MFI->CreateStackObject(
2581             ArgGPRs.size() * 8 + ArgXMMs.size() * 16, 16, false));
2582       }
2583
2584       // Store the integer parameter registers.
2585       SmallVector<SDValue, 8> MemOps;
2586       SDValue RSFIN = DAG.getFrameIndex(FuncInfo->getRegSaveFrameIndex(),
2587                                         getPointerTy());
2588       unsigned Offset = FuncInfo->getVarArgsGPOffset();
2589       for (SDValue Val : LiveGPRs) {
2590         SDValue FIN = DAG.getNode(ISD::ADD, dl, getPointerTy(), RSFIN,
2591                                   DAG.getIntPtrConstant(Offset));
2592         SDValue Store =
2593           DAG.getStore(Val.getValue(1), dl, Val, FIN,
2594                        MachinePointerInfo::getFixedStack(
2595                          FuncInfo->getRegSaveFrameIndex(), Offset),
2596                        false, false, 0);
2597         MemOps.push_back(Store);
2598         Offset += 8;
2599       }
2600
2601       if (!ArgXMMs.empty() && NumXMMRegs != ArgXMMs.size()) {
2602         // Now store the XMM (fp + vector) parameter registers.
2603         SmallVector<SDValue, 12> SaveXMMOps;
2604         SaveXMMOps.push_back(Chain);
2605         SaveXMMOps.push_back(ALVal);
2606         SaveXMMOps.push_back(DAG.getIntPtrConstant(
2607                                FuncInfo->getRegSaveFrameIndex()));
2608         SaveXMMOps.push_back(DAG.getIntPtrConstant(
2609                                FuncInfo->getVarArgsFPOffset()));
2610         SaveXMMOps.insert(SaveXMMOps.end(), LiveXMMRegs.begin(),
2611                           LiveXMMRegs.end());
2612         MemOps.push_back(DAG.getNode(X86ISD::VASTART_SAVE_XMM_REGS, dl,
2613                                      MVT::Other, SaveXMMOps));
2614       }
2615
2616       if (!MemOps.empty())
2617         Chain = DAG.getNode(ISD::TokenFactor, dl, MVT::Other, MemOps);
2618     } else {
2619       // Add all GPRs, al, and XMMs to the list of forwards.  We will add then
2620       // to the liveout set on a musttail call.
2621       assert(MFI->hasMustTailInVarArgFunc());
2622       auto &Forwards = FuncInfo->getForwardedMustTailRegParms();
2623       typedef X86MachineFunctionInfo::Forward Forward;
2624
2625       for (unsigned I = 0, E = LiveGPRs.size(); I != E; ++I) {
2626         unsigned VReg =
2627             MF.getRegInfo().createVirtualRegister(&X86::GR64RegClass);
2628         Chain = DAG.getCopyToReg(Chain, dl, VReg, LiveGPRs[I]);
2629         Forwards.push_back(Forward(VReg, ArgGPRs[NumIntRegs + I], MVT::i64));
2630       }
2631
2632       if (!ArgXMMs.empty()) {
2633         unsigned ALVReg =
2634             MF.getRegInfo().createVirtualRegister(&X86::GR8RegClass);
2635         Chain = DAG.getCopyToReg(Chain, dl, ALVReg, ALVal);
2636         Forwards.push_back(Forward(ALVReg, X86::AL, MVT::i8));
2637
2638         for (unsigned I = 0, E = LiveXMMRegs.size(); I != E; ++I) {
2639           unsigned VReg =
2640               MF.getRegInfo().createVirtualRegister(&X86::VR128RegClass);
2641           Chain = DAG.getCopyToReg(Chain, dl, VReg, LiveXMMRegs[I]);
2642           Forwards.push_back(
2643               Forward(VReg, ArgXMMs[NumXMMRegs + I], MVT::v4f32));
2644         }
2645       }
2646     }
2647   }
2648
2649   // Some CCs need callee pop.
2650   if (X86::isCalleePop(CallConv, Is64Bit, isVarArg,
2651                        MF.getTarget().Options.GuaranteedTailCallOpt)) {
2652     FuncInfo->setBytesToPopOnReturn(StackSize); // Callee pops everything.
2653   } else {
2654     FuncInfo->setBytesToPopOnReturn(0); // Callee pops nothing.
2655     // If this is an sret function, the return should pop the hidden pointer.
2656     if (!Is64Bit && !IsTailCallConvention(CallConv) &&
2657         !Subtarget->getTargetTriple().isOSMSVCRT() &&
2658         argsAreStructReturn(Ins) == StackStructReturn)
2659       FuncInfo->setBytesToPopOnReturn(4);
2660   }
2661
2662   if (!Is64Bit) {
2663     // RegSaveFrameIndex is X86-64 only.
2664     FuncInfo->setRegSaveFrameIndex(0xAAAAAAA);
2665     if (CallConv == CallingConv::X86_FastCall ||
2666         CallConv == CallingConv::X86_ThisCall)
2667       // fastcc functions can't have varargs.
2668       FuncInfo->setVarArgsFrameIndex(0xAAAAAAA);
2669   }
2670
2671   FuncInfo->setArgumentStackSize(StackSize);
2672
2673   return Chain;
2674 }
2675
2676 SDValue
2677 X86TargetLowering::LowerMemOpCallTo(SDValue Chain,
2678                                     SDValue StackPtr, SDValue Arg,
2679                                     SDLoc dl, SelectionDAG &DAG,
2680                                     const CCValAssign &VA,
2681                                     ISD::ArgFlagsTy Flags) const {
2682   unsigned LocMemOffset = VA.getLocMemOffset();
2683   SDValue PtrOff = DAG.getIntPtrConstant(LocMemOffset);
2684   PtrOff = DAG.getNode(ISD::ADD, dl, getPointerTy(), StackPtr, PtrOff);
2685   if (Flags.isByVal())
2686     return CreateCopyOfByValArgument(Arg, PtrOff, Chain, Flags, DAG, dl);
2687
2688   return DAG.getStore(Chain, dl, Arg, PtrOff,
2689                       MachinePointerInfo::getStack(LocMemOffset),
2690                       false, false, 0);
2691 }
2692
2693 /// EmitTailCallLoadRetAddr - Emit a load of return address if tail call
2694 /// optimization is performed and it is required.
2695 SDValue
2696 X86TargetLowering::EmitTailCallLoadRetAddr(SelectionDAG &DAG,
2697                                            SDValue &OutRetAddr, SDValue Chain,
2698                                            bool IsTailCall, bool Is64Bit,
2699                                            int FPDiff, SDLoc dl) const {
2700   // Adjust the Return address stack slot.
2701   EVT VT = getPointerTy();
2702   OutRetAddr = getReturnAddressFrameIndex(DAG);
2703
2704   // Load the "old" Return address.
2705   OutRetAddr = DAG.getLoad(VT, dl, Chain, OutRetAddr, MachinePointerInfo(),
2706                            false, false, false, 0);
2707   return SDValue(OutRetAddr.getNode(), 1);
2708 }
2709
2710 /// EmitTailCallStoreRetAddr - Emit a store of the return address if tail call
2711 /// optimization is performed and it is required (FPDiff!=0).
2712 static SDValue EmitTailCallStoreRetAddr(SelectionDAG &DAG, MachineFunction &MF,
2713                                         SDValue Chain, SDValue RetAddrFrIdx,
2714                                         EVT PtrVT, unsigned SlotSize,
2715                                         int FPDiff, SDLoc dl) {
2716   // Store the return address to the appropriate stack slot.
2717   if (!FPDiff) return Chain;
2718   // Calculate the new stack slot for the return address.
2719   int NewReturnAddrFI =
2720     MF.getFrameInfo()->CreateFixedObject(SlotSize, (int64_t)FPDiff - SlotSize,
2721                                          false);
2722   SDValue NewRetAddrFrIdx = DAG.getFrameIndex(NewReturnAddrFI, PtrVT);
2723   Chain = DAG.getStore(Chain, dl, RetAddrFrIdx, NewRetAddrFrIdx,
2724                        MachinePointerInfo::getFixedStack(NewReturnAddrFI),
2725                        false, false, 0);
2726   return Chain;
2727 }
2728
2729 SDValue
2730 X86TargetLowering::LowerCall(TargetLowering::CallLoweringInfo &CLI,
2731                              SmallVectorImpl<SDValue> &InVals) const {
2732   SelectionDAG &DAG                     = CLI.DAG;
2733   SDLoc &dl                             = CLI.DL;
2734   SmallVectorImpl<ISD::OutputArg> &Outs = CLI.Outs;
2735   SmallVectorImpl<SDValue> &OutVals     = CLI.OutVals;
2736   SmallVectorImpl<ISD::InputArg> &Ins   = CLI.Ins;
2737   SDValue Chain                         = CLI.Chain;
2738   SDValue Callee                        = CLI.Callee;
2739   CallingConv::ID CallConv              = CLI.CallConv;
2740   bool &isTailCall                      = CLI.IsTailCall;
2741   bool isVarArg                         = CLI.IsVarArg;
2742
2743   MachineFunction &MF = DAG.getMachineFunction();
2744   bool Is64Bit        = Subtarget->is64Bit();
2745   bool IsWin64        = Subtarget->isCallingConvWin64(CallConv);
2746   StructReturnType SR = callIsStructReturn(Outs);
2747   bool IsSibcall      = false;
2748   X86MachineFunctionInfo *X86Info = MF.getInfo<X86MachineFunctionInfo>();
2749
2750   if (MF.getTarget().Options.DisableTailCalls)
2751     isTailCall = false;
2752
2753   bool IsMustTail = CLI.CS && CLI.CS->isMustTailCall();
2754   if (IsMustTail) {
2755     // Force this to be a tail call.  The verifier rules are enough to ensure
2756     // that we can lower this successfully without moving the return address
2757     // around.
2758     isTailCall = true;
2759   } else if (isTailCall) {
2760     // Check if it's really possible to do a tail call.
2761     isTailCall = IsEligibleForTailCallOptimization(Callee, CallConv,
2762                     isVarArg, SR != NotStructReturn,
2763                     MF.getFunction()->hasStructRetAttr(), CLI.RetTy,
2764                     Outs, OutVals, Ins, DAG);
2765
2766     // Sibcalls are automatically detected tailcalls which do not require
2767     // ABI changes.
2768     if (!MF.getTarget().Options.GuaranteedTailCallOpt && isTailCall)
2769       IsSibcall = true;
2770
2771     if (isTailCall)
2772       ++NumTailCalls;
2773   }
2774
2775   assert(!(isVarArg && IsTailCallConvention(CallConv)) &&
2776          "Var args not supported with calling convention fastcc, ghc or hipe");
2777
2778   // Analyze operands of the call, assigning locations to each operand.
2779   SmallVector<CCValAssign, 16> ArgLocs;
2780   CCState CCInfo(CallConv, isVarArg, MF, ArgLocs, *DAG.getContext());
2781
2782   // Allocate shadow area for Win64
2783   if (IsWin64)
2784     CCInfo.AllocateStack(32, 8);
2785
2786   CCInfo.AnalyzeCallOperands(Outs, CC_X86);
2787
2788   // Get a count of how many bytes are to be pushed on the stack.
2789   unsigned NumBytes = CCInfo.getNextStackOffset();
2790   if (IsSibcall)
2791     // This is a sibcall. The memory operands are available in caller's
2792     // own caller's stack.
2793     NumBytes = 0;
2794   else if (MF.getTarget().Options.GuaranteedTailCallOpt &&
2795            IsTailCallConvention(CallConv))
2796     NumBytes = GetAlignedArgumentStackSize(NumBytes, DAG);
2797
2798   int FPDiff = 0;
2799   if (isTailCall && !IsSibcall && !IsMustTail) {
2800     // Lower arguments at fp - stackoffset + fpdiff.
2801     unsigned NumBytesCallerPushed = X86Info->getBytesToPopOnReturn();
2802
2803     FPDiff = NumBytesCallerPushed - NumBytes;
2804
2805     // Set the delta of movement of the returnaddr stackslot.
2806     // But only set if delta is greater than previous delta.
2807     if (FPDiff < X86Info->getTCReturnAddrDelta())
2808       X86Info->setTCReturnAddrDelta(FPDiff);
2809   }
2810
2811   unsigned NumBytesToPush = NumBytes;
2812   unsigned NumBytesToPop = NumBytes;
2813
2814   // If we have an inalloca argument, all stack space has already been allocated
2815   // for us and be right at the top of the stack.  We don't support multiple
2816   // arguments passed in memory when using inalloca.
2817   if (!Outs.empty() && Outs.back().Flags.isInAlloca()) {
2818     NumBytesToPush = 0;
2819     if (!ArgLocs.back().isMemLoc())
2820       report_fatal_error("cannot use inalloca attribute on a register "
2821                          "parameter");
2822     if (ArgLocs.back().getLocMemOffset() != 0)
2823       report_fatal_error("any parameter with the inalloca attribute must be "
2824                          "the only memory argument");
2825   }
2826
2827   if (!IsSibcall)
2828     Chain = DAG.getCALLSEQ_START(
2829         Chain, DAG.getIntPtrConstant(NumBytesToPush, true), dl);
2830
2831   SDValue RetAddrFrIdx;
2832   // Load return address for tail calls.
2833   if (isTailCall && FPDiff)
2834     Chain = EmitTailCallLoadRetAddr(DAG, RetAddrFrIdx, Chain, isTailCall,
2835                                     Is64Bit, FPDiff, dl);
2836
2837   SmallVector<std::pair<unsigned, SDValue>, 8> RegsToPass;
2838   SmallVector<SDValue, 8> MemOpChains;
2839   SDValue StackPtr;
2840
2841   // Walk the register/memloc assignments, inserting copies/loads.  In the case
2842   // of tail call optimization arguments are handle later.
2843   const X86RegisterInfo *RegInfo = static_cast<const X86RegisterInfo *>(
2844       DAG.getSubtarget().getRegisterInfo());
2845   for (unsigned i = 0, e = ArgLocs.size(); i != e; ++i) {
2846     // Skip inalloca arguments, they have already been written.
2847     ISD::ArgFlagsTy Flags = Outs[i].Flags;
2848     if (Flags.isInAlloca())
2849       continue;
2850
2851     CCValAssign &VA = ArgLocs[i];
2852     EVT RegVT = VA.getLocVT();
2853     SDValue Arg = OutVals[i];
2854     bool isByVal = Flags.isByVal();
2855
2856     // Promote the value if needed.
2857     switch (VA.getLocInfo()) {
2858     default: llvm_unreachable("Unknown loc info!");
2859     case CCValAssign::Full: break;
2860     case CCValAssign::SExt:
2861       Arg = DAG.getNode(ISD::SIGN_EXTEND, dl, RegVT, Arg);
2862       break;
2863     case CCValAssign::ZExt:
2864       Arg = DAG.getNode(ISD::ZERO_EXTEND, dl, RegVT, Arg);
2865       break;
2866     case CCValAssign::AExt:
2867       if (RegVT.is128BitVector()) {
2868         // Special case: passing MMX values in XMM registers.
2869         Arg = DAG.getNode(ISD::BITCAST, dl, MVT::i64, Arg);
2870         Arg = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, MVT::v2i64, Arg);
2871         Arg = getMOVL(DAG, dl, MVT::v2i64, DAG.getUNDEF(MVT::v2i64), Arg);
2872       } else
2873         Arg = DAG.getNode(ISD::ANY_EXTEND, dl, RegVT, Arg);
2874       break;
2875     case CCValAssign::BCvt:
2876       Arg = DAG.getNode(ISD::BITCAST, dl, RegVT, Arg);
2877       break;
2878     case CCValAssign::Indirect: {
2879       // Store the argument.
2880       SDValue SpillSlot = DAG.CreateStackTemporary(VA.getValVT());
2881       int FI = cast<FrameIndexSDNode>(SpillSlot)->getIndex();
2882       Chain = DAG.getStore(Chain, dl, Arg, SpillSlot,
2883                            MachinePointerInfo::getFixedStack(FI),
2884                            false, false, 0);
2885       Arg = SpillSlot;
2886       break;
2887     }
2888     }
2889
2890     if (VA.isRegLoc()) {
2891       RegsToPass.push_back(std::make_pair(VA.getLocReg(), Arg));
2892       if (isVarArg && IsWin64) {
2893         // Win64 ABI requires argument XMM reg to be copied to the corresponding
2894         // shadow reg if callee is a varargs function.
2895         unsigned ShadowReg = 0;
2896         switch (VA.getLocReg()) {
2897         case X86::XMM0: ShadowReg = X86::RCX; break;
2898         case X86::XMM1: ShadowReg = X86::RDX; break;
2899         case X86::XMM2: ShadowReg = X86::R8; break;
2900         case X86::XMM3: ShadowReg = X86::R9; break;
2901         }
2902         if (ShadowReg)
2903           RegsToPass.push_back(std::make_pair(ShadowReg, Arg));
2904       }
2905     } else if (!IsSibcall && (!isTailCall || isByVal)) {
2906       assert(VA.isMemLoc());
2907       if (!StackPtr.getNode())
2908         StackPtr = DAG.getCopyFromReg(Chain, dl, RegInfo->getStackRegister(),
2909                                       getPointerTy());
2910       MemOpChains.push_back(LowerMemOpCallTo(Chain, StackPtr, Arg,
2911                                              dl, DAG, VA, Flags));
2912     }
2913   }
2914
2915   if (!MemOpChains.empty())
2916     Chain = DAG.getNode(ISD::TokenFactor, dl, MVT::Other, MemOpChains);
2917
2918   if (Subtarget->isPICStyleGOT()) {
2919     // ELF / PIC requires GOT in the EBX register before function calls via PLT
2920     // GOT pointer.
2921     if (!isTailCall) {
2922       RegsToPass.push_back(std::make_pair(unsigned(X86::EBX),
2923                DAG.getNode(X86ISD::GlobalBaseReg, SDLoc(), getPointerTy())));
2924     } else {
2925       // If we are tail calling and generating PIC/GOT style code load the
2926       // address of the callee into ECX. The value in ecx is used as target of
2927       // the tail jump. This is done to circumvent the ebx/callee-saved problem
2928       // for tail calls on PIC/GOT architectures. Normally we would just put the
2929       // address of GOT into ebx and then call target@PLT. But for tail calls
2930       // ebx would be restored (since ebx is callee saved) before jumping to the
2931       // target@PLT.
2932
2933       // Note: The actual moving to ECX is done further down.
2934       GlobalAddressSDNode *G = dyn_cast<GlobalAddressSDNode>(Callee);
2935       if (G && !G->getGlobal()->hasHiddenVisibility() &&
2936           !G->getGlobal()->hasProtectedVisibility())
2937         Callee = LowerGlobalAddress(Callee, DAG);
2938       else if (isa<ExternalSymbolSDNode>(Callee))
2939         Callee = LowerExternalSymbol(Callee, DAG);
2940     }
2941   }
2942
2943   if (Is64Bit && isVarArg && !IsWin64 && !IsMustTail) {
2944     // From AMD64 ABI document:
2945     // For calls that may call functions that use varargs or stdargs
2946     // (prototype-less calls or calls to functions containing ellipsis (...) in
2947     // the declaration) %al is used as hidden argument to specify the number
2948     // of SSE registers used. The contents of %al do not need to match exactly
2949     // the number of registers, but must be an ubound on the number of SSE
2950     // registers used and is in the range 0 - 8 inclusive.
2951
2952     // Count the number of XMM registers allocated.
2953     static const MCPhysReg XMMArgRegs[] = {
2954       X86::XMM0, X86::XMM1, X86::XMM2, X86::XMM3,
2955       X86::XMM4, X86::XMM5, X86::XMM6, X86::XMM7
2956     };
2957     unsigned NumXMMRegs = CCInfo.getFirstUnallocated(XMMArgRegs, 8);
2958     assert((Subtarget->hasSSE1() || !NumXMMRegs)
2959            && "SSE registers cannot be used when SSE is disabled");
2960
2961     RegsToPass.push_back(std::make_pair(unsigned(X86::AL),
2962                                         DAG.getConstant(NumXMMRegs, MVT::i8)));
2963   }
2964
2965   if (Is64Bit && isVarArg && IsMustTail) {
2966     const auto &Forwards = X86Info->getForwardedMustTailRegParms();
2967     for (const auto &F : Forwards) {
2968       SDValue Val = DAG.getCopyFromReg(Chain, dl, F.VReg, F.VT);
2969       RegsToPass.push_back(std::make_pair(unsigned(F.PReg), Val));
2970     }
2971   }
2972
2973   // For tail calls lower the arguments to the 'real' stack slots.  Sibcalls
2974   // don't need this because the eligibility check rejects calls that require
2975   // shuffling arguments passed in memory.
2976   if (!IsSibcall && isTailCall) {
2977     // Force all the incoming stack arguments to be loaded from the stack
2978     // before any new outgoing arguments are stored to the stack, because the
2979     // outgoing stack slots may alias the incoming argument stack slots, and
2980     // the alias isn't otherwise explicit. This is slightly more conservative
2981     // than necessary, because it means that each store effectively depends
2982     // on every argument instead of just those arguments it would clobber.
2983     SDValue ArgChain = DAG.getStackArgumentTokenFactor(Chain);
2984
2985     SmallVector<SDValue, 8> MemOpChains2;
2986     SDValue FIN;
2987     int FI = 0;
2988     for (unsigned i = 0, e = ArgLocs.size(); i != e; ++i) {
2989       CCValAssign &VA = ArgLocs[i];
2990       if (VA.isRegLoc())
2991         continue;
2992       assert(VA.isMemLoc());
2993       SDValue Arg = OutVals[i];
2994       ISD::ArgFlagsTy Flags = Outs[i].Flags;
2995       // Skip inalloca arguments.  They don't require any work.
2996       if (Flags.isInAlloca())
2997         continue;
2998       // Create frame index.
2999       int32_t Offset = VA.getLocMemOffset()+FPDiff;
3000       uint32_t OpSize = (VA.getLocVT().getSizeInBits()+7)/8;
3001       FI = MF.getFrameInfo()->CreateFixedObject(OpSize, Offset, true);
3002       FIN = DAG.getFrameIndex(FI, getPointerTy());
3003
3004       if (Flags.isByVal()) {
3005         // Copy relative to framepointer.
3006         SDValue Source = DAG.getIntPtrConstant(VA.getLocMemOffset());
3007         if (!StackPtr.getNode())
3008           StackPtr = DAG.getCopyFromReg(Chain, dl,
3009                                         RegInfo->getStackRegister(),
3010                                         getPointerTy());
3011         Source = DAG.getNode(ISD::ADD, dl, getPointerTy(), StackPtr, Source);
3012
3013         MemOpChains2.push_back(CreateCopyOfByValArgument(Source, FIN,
3014                                                          ArgChain,
3015                                                          Flags, DAG, dl));
3016       } else {
3017         // Store relative to framepointer.
3018         MemOpChains2.push_back(
3019           DAG.getStore(ArgChain, dl, Arg, FIN,
3020                        MachinePointerInfo::getFixedStack(FI),
3021                        false, false, 0));
3022       }
3023     }
3024
3025     if (!MemOpChains2.empty())
3026       Chain = DAG.getNode(ISD::TokenFactor, dl, MVT::Other, MemOpChains2);
3027
3028     // Store the return address to the appropriate stack slot.
3029     Chain = EmitTailCallStoreRetAddr(DAG, MF, Chain, RetAddrFrIdx,
3030                                      getPointerTy(), RegInfo->getSlotSize(),
3031                                      FPDiff, dl);
3032   }
3033
3034   // Build a sequence of copy-to-reg nodes chained together with token chain
3035   // and flag operands which copy the outgoing args into registers.
3036   SDValue InFlag;
3037   for (unsigned i = 0, e = RegsToPass.size(); i != e; ++i) {
3038     Chain = DAG.getCopyToReg(Chain, dl, RegsToPass[i].first,
3039                              RegsToPass[i].second, InFlag);
3040     InFlag = Chain.getValue(1);
3041   }
3042
3043   if (DAG.getTarget().getCodeModel() == CodeModel::Large) {
3044     assert(Is64Bit && "Large code model is only legal in 64-bit mode.");
3045     // In the 64-bit large code model, we have to make all calls
3046     // through a register, since the call instruction's 32-bit
3047     // pc-relative offset may not be large enough to hold the whole
3048     // address.
3049   } else if (GlobalAddressSDNode *G = dyn_cast<GlobalAddressSDNode>(Callee)) {
3050     // If the callee is a GlobalAddress node (quite common, every direct call
3051     // is) turn it into a TargetGlobalAddress node so that legalize doesn't hack
3052     // it.
3053
3054     // We should use extra load for direct calls to dllimported functions in
3055     // non-JIT mode.
3056     const GlobalValue *GV = G->getGlobal();
3057     if (!GV->hasDLLImportStorageClass()) {
3058       unsigned char OpFlags = 0;
3059       bool ExtraLoad = false;
3060       unsigned WrapperKind = ISD::DELETED_NODE;
3061
3062       // On ELF targets, in both X86-64 and X86-32 mode, direct calls to
3063       // external symbols most go through the PLT in PIC mode.  If the symbol
3064       // has hidden or protected visibility, or if it is static or local, then
3065       // we don't need to use the PLT - we can directly call it.
3066       if (Subtarget->isTargetELF() &&
3067           DAG.getTarget().getRelocationModel() == Reloc::PIC_ &&
3068           GV->hasDefaultVisibility() && !GV->hasLocalLinkage()) {
3069         OpFlags = X86II::MO_PLT;
3070       } else if (Subtarget->isPICStyleStubAny() &&
3071                  (GV->isDeclaration() || GV->isWeakForLinker()) &&
3072                  (!Subtarget->getTargetTriple().isMacOSX() ||
3073                   Subtarget->getTargetTriple().isMacOSXVersionLT(10, 5))) {
3074         // PC-relative references to external symbols should go through $stub,
3075         // unless we're building with the leopard linker or later, which
3076         // automatically synthesizes these stubs.
3077         OpFlags = X86II::MO_DARWIN_STUB;
3078       } else if (Subtarget->isPICStyleRIPRel() &&
3079                  isa<Function>(GV) &&
3080                  cast<Function>(GV)->getAttributes().
3081                    hasAttribute(AttributeSet::FunctionIndex,
3082                                 Attribute::NonLazyBind)) {
3083         // If the function is marked as non-lazy, generate an indirect call
3084         // which loads from the GOT directly. This avoids runtime overhead
3085         // at the cost of eager binding (and one extra byte of encoding).
3086         OpFlags = X86II::MO_GOTPCREL;
3087         WrapperKind = X86ISD::WrapperRIP;
3088         ExtraLoad = true;
3089       }
3090
3091       Callee = DAG.getTargetGlobalAddress(GV, dl, getPointerTy(),
3092                                           G->getOffset(), OpFlags);
3093
3094       // Add a wrapper if needed.
3095       if (WrapperKind != ISD::DELETED_NODE)
3096         Callee = DAG.getNode(X86ISD::WrapperRIP, dl, getPointerTy(), Callee);
3097       // Add extra indirection if needed.
3098       if (ExtraLoad)
3099         Callee = DAG.getLoad(getPointerTy(), dl, DAG.getEntryNode(), Callee,
3100                              MachinePointerInfo::getGOT(),
3101                              false, false, false, 0);
3102     }
3103   } else if (ExternalSymbolSDNode *S = dyn_cast<ExternalSymbolSDNode>(Callee)) {
3104     unsigned char OpFlags = 0;
3105
3106     // On ELF targets, in either X86-64 or X86-32 mode, direct calls to
3107     // external symbols should go through the PLT.
3108     if (Subtarget->isTargetELF() &&
3109         DAG.getTarget().getRelocationModel() == Reloc::PIC_) {
3110       OpFlags = X86II::MO_PLT;
3111     } else if (Subtarget->isPICStyleStubAny() &&
3112                (!Subtarget->getTargetTriple().isMacOSX() ||
3113                 Subtarget->getTargetTriple().isMacOSXVersionLT(10, 5))) {
3114       // PC-relative references to external symbols should go through $stub,
3115       // unless we're building with the leopard linker or later, which
3116       // automatically synthesizes these stubs.
3117       OpFlags = X86II::MO_DARWIN_STUB;
3118     }
3119
3120     Callee = DAG.getTargetExternalSymbol(S->getSymbol(), getPointerTy(),
3121                                          OpFlags);
3122   }
3123
3124   // Returns a chain & a flag for retval copy to use.
3125   SDVTList NodeTys = DAG.getVTList(MVT::Other, MVT::Glue);
3126   SmallVector<SDValue, 8> Ops;
3127
3128   if (!IsSibcall && isTailCall) {
3129     Chain = DAG.getCALLSEQ_END(Chain,
3130                                DAG.getIntPtrConstant(NumBytesToPop, true),
3131                                DAG.getIntPtrConstant(0, true), InFlag, dl);
3132     InFlag = Chain.getValue(1);
3133   }
3134
3135   Ops.push_back(Chain);
3136   Ops.push_back(Callee);
3137
3138   if (isTailCall)
3139     Ops.push_back(DAG.getConstant(FPDiff, MVT::i32));
3140
3141   // Add argument registers to the end of the list so that they are known live
3142   // into the call.
3143   for (unsigned i = 0, e = RegsToPass.size(); i != e; ++i)
3144     Ops.push_back(DAG.getRegister(RegsToPass[i].first,
3145                                   RegsToPass[i].second.getValueType()));
3146
3147   // Add a register mask operand representing the call-preserved registers.
3148   const TargetRegisterInfo *TRI = DAG.getSubtarget().getRegisterInfo();
3149   const uint32_t *Mask = TRI->getCallPreservedMask(CallConv);
3150   assert(Mask && "Missing call preserved mask for calling convention");
3151   Ops.push_back(DAG.getRegisterMask(Mask));
3152
3153   if (InFlag.getNode())
3154     Ops.push_back(InFlag);
3155
3156   if (isTailCall) {
3157     // We used to do:
3158     //// If this is the first return lowered for this function, add the regs
3159     //// to the liveout set for the function.
3160     // This isn't right, although it's probably harmless on x86; liveouts
3161     // should be computed from returns not tail calls.  Consider a void
3162     // function making a tail call to a function returning int.
3163     return DAG.getNode(X86ISD::TC_RETURN, dl, NodeTys, Ops);
3164   }
3165
3166   Chain = DAG.getNode(X86ISD::CALL, dl, NodeTys, Ops);
3167   InFlag = Chain.getValue(1);
3168
3169   // Create the CALLSEQ_END node.
3170   unsigned NumBytesForCalleeToPop;
3171   if (X86::isCalleePop(CallConv, Is64Bit, isVarArg,
3172                        DAG.getTarget().Options.GuaranteedTailCallOpt))
3173     NumBytesForCalleeToPop = NumBytes;    // Callee pops everything
3174   else if (!Is64Bit && !IsTailCallConvention(CallConv) &&
3175            !Subtarget->getTargetTriple().isOSMSVCRT() &&
3176            SR == StackStructReturn)
3177     // If this is a call to a struct-return function, the callee
3178     // pops the hidden struct pointer, so we have to push it back.
3179     // This is common for Darwin/X86, Linux & Mingw32 targets.
3180     // For MSVC Win32 targets, the caller pops the hidden struct pointer.
3181     NumBytesForCalleeToPop = 4;
3182   else
3183     NumBytesForCalleeToPop = 0;  // Callee pops nothing.
3184
3185   // Returns a flag for retval copy to use.
3186   if (!IsSibcall) {
3187     Chain = DAG.getCALLSEQ_END(Chain,
3188                                DAG.getIntPtrConstant(NumBytesToPop, true),
3189                                DAG.getIntPtrConstant(NumBytesForCalleeToPop,
3190                                                      true),
3191                                InFlag, dl);
3192     InFlag = Chain.getValue(1);
3193   }
3194
3195   // Handle result values, copying them out of physregs into vregs that we
3196   // return.
3197   return LowerCallResult(Chain, InFlag, CallConv, isVarArg,
3198                          Ins, dl, DAG, InVals);
3199 }
3200
3201 //===----------------------------------------------------------------------===//
3202 //                Fast Calling Convention (tail call) implementation
3203 //===----------------------------------------------------------------------===//
3204
3205 //  Like std call, callee cleans arguments, convention except that ECX is
3206 //  reserved for storing the tail called function address. Only 2 registers are
3207 //  free for argument passing (inreg). Tail call optimization is performed
3208 //  provided:
3209 //                * tailcallopt is enabled
3210 //                * caller/callee are fastcc
3211 //  On X86_64 architecture with GOT-style position independent code only local
3212 //  (within module) calls are supported at the moment.
3213 //  To keep the stack aligned according to platform abi the function
3214 //  GetAlignedArgumentStackSize ensures that argument delta is always multiples
3215 //  of stack alignment. (Dynamic linkers need this - darwin's dyld for example)
3216 //  If a tail called function callee has more arguments than the caller the
3217 //  caller needs to make sure that there is room to move the RETADDR to. This is
3218 //  achieved by reserving an area the size of the argument delta right after the
3219 //  original RETADDR, but before the saved framepointer or the spilled registers
3220 //  e.g. caller(arg1, arg2) calls callee(arg1, arg2,arg3,arg4)
3221 //  stack layout:
3222 //    arg1
3223 //    arg2
3224 //    RETADDR
3225 //    [ new RETADDR
3226 //      move area ]
3227 //    (possible EBP)
3228 //    ESI
3229 //    EDI
3230 //    local1 ..
3231
3232 /// GetAlignedArgumentStackSize - Make the stack size align e.g 16n + 12 aligned
3233 /// for a 16 byte align requirement.
3234 unsigned
3235 X86TargetLowering::GetAlignedArgumentStackSize(unsigned StackSize,
3236                                                SelectionDAG& DAG) const {
3237   MachineFunction &MF = DAG.getMachineFunction();
3238   const TargetMachine &TM = MF.getTarget();
3239   const X86RegisterInfo *RegInfo = static_cast<const X86RegisterInfo *>(
3240       TM.getSubtargetImpl()->getRegisterInfo());
3241   const TargetFrameLowering &TFI = *TM.getSubtargetImpl()->getFrameLowering();
3242   unsigned StackAlignment = TFI.getStackAlignment();
3243   uint64_t AlignMask = StackAlignment - 1;
3244   int64_t Offset = StackSize;
3245   unsigned SlotSize = RegInfo->getSlotSize();
3246   if ( (Offset & AlignMask) <= (StackAlignment - SlotSize) ) {
3247     // Number smaller than 12 so just add the difference.
3248     Offset += ((StackAlignment - SlotSize) - (Offset & AlignMask));
3249   } else {
3250     // Mask out lower bits, add stackalignment once plus the 12 bytes.
3251     Offset = ((~AlignMask) & Offset) + StackAlignment +
3252       (StackAlignment-SlotSize);
3253   }
3254   return Offset;
3255 }
3256
3257 /// MatchingStackOffset - Return true if the given stack call argument is
3258 /// already available in the same position (relatively) of the caller's
3259 /// incoming argument stack.
3260 static
3261 bool MatchingStackOffset(SDValue Arg, unsigned Offset, ISD::ArgFlagsTy Flags,
3262                          MachineFrameInfo *MFI, const MachineRegisterInfo *MRI,
3263                          const X86InstrInfo *TII) {
3264   unsigned Bytes = Arg.getValueType().getSizeInBits() / 8;
3265   int FI = INT_MAX;
3266   if (Arg.getOpcode() == ISD::CopyFromReg) {
3267     unsigned VR = cast<RegisterSDNode>(Arg.getOperand(1))->getReg();
3268     if (!TargetRegisterInfo::isVirtualRegister(VR))
3269       return false;
3270     MachineInstr *Def = MRI->getVRegDef(VR);
3271     if (!Def)
3272       return false;
3273     if (!Flags.isByVal()) {
3274       if (!TII->isLoadFromStackSlot(Def, FI))
3275         return false;
3276     } else {
3277       unsigned Opcode = Def->getOpcode();
3278       if ((Opcode == X86::LEA32r || Opcode == X86::LEA64r) &&
3279           Def->getOperand(1).isFI()) {
3280         FI = Def->getOperand(1).getIndex();
3281         Bytes = Flags.getByValSize();
3282       } else
3283         return false;
3284     }
3285   } else if (LoadSDNode *Ld = dyn_cast<LoadSDNode>(Arg)) {
3286     if (Flags.isByVal())
3287       // ByVal argument is passed in as a pointer but it's now being
3288       // dereferenced. e.g.
3289       // define @foo(%struct.X* %A) {
3290       //   tail call @bar(%struct.X* byval %A)
3291       // }
3292       return false;
3293     SDValue Ptr = Ld->getBasePtr();
3294     FrameIndexSDNode *FINode = dyn_cast<FrameIndexSDNode>(Ptr);
3295     if (!FINode)
3296       return false;
3297     FI = FINode->getIndex();
3298   } else if (Arg.getOpcode() == ISD::FrameIndex && Flags.isByVal()) {
3299     FrameIndexSDNode *FINode = cast<FrameIndexSDNode>(Arg);
3300     FI = FINode->getIndex();
3301     Bytes = Flags.getByValSize();
3302   } else
3303     return false;
3304
3305   assert(FI != INT_MAX);
3306   if (!MFI->isFixedObjectIndex(FI))
3307     return false;
3308   return Offset == MFI->getObjectOffset(FI) && Bytes == MFI->getObjectSize(FI);
3309 }
3310
3311 /// IsEligibleForTailCallOptimization - Check whether the call is eligible
3312 /// for tail call optimization. Targets which want to do tail call
3313 /// optimization should implement this function.
3314 bool
3315 X86TargetLowering::IsEligibleForTailCallOptimization(SDValue Callee,
3316                                                      CallingConv::ID CalleeCC,
3317                                                      bool isVarArg,
3318                                                      bool isCalleeStructRet,
3319                                                      bool isCallerStructRet,
3320                                                      Type *RetTy,
3321                                     const SmallVectorImpl<ISD::OutputArg> &Outs,
3322                                     const SmallVectorImpl<SDValue> &OutVals,
3323                                     const SmallVectorImpl<ISD::InputArg> &Ins,
3324                                                      SelectionDAG &DAG) const {
3325   if (!IsTailCallConvention(CalleeCC) && !IsCCallConvention(CalleeCC))
3326     return false;
3327
3328   // If -tailcallopt is specified, make fastcc functions tail-callable.
3329   const MachineFunction &MF = DAG.getMachineFunction();
3330   const Function *CallerF = MF.getFunction();
3331
3332   // If the function return type is x86_fp80 and the callee return type is not,
3333   // then the FP_EXTEND of the call result is not a nop. It's not safe to
3334   // perform a tailcall optimization here.
3335   if (CallerF->getReturnType()->isX86_FP80Ty() && !RetTy->isX86_FP80Ty())
3336     return false;
3337
3338   CallingConv::ID CallerCC = CallerF->getCallingConv();
3339   bool CCMatch = CallerCC == CalleeCC;
3340   bool IsCalleeWin64 = Subtarget->isCallingConvWin64(CalleeCC);
3341   bool IsCallerWin64 = Subtarget->isCallingConvWin64(CallerCC);
3342
3343   if (DAG.getTarget().Options.GuaranteedTailCallOpt) {
3344     if (IsTailCallConvention(CalleeCC) && CCMatch)
3345       return true;
3346     return false;
3347   }
3348
3349   // Look for obvious safe cases to perform tail call optimization that do not
3350   // require ABI changes. This is what gcc calls sibcall.
3351
3352   // Can't do sibcall if stack needs to be dynamically re-aligned. PEI needs to
3353   // emit a special epilogue.
3354   const X86RegisterInfo *RegInfo = static_cast<const X86RegisterInfo *>(
3355       DAG.getSubtarget().getRegisterInfo());
3356   if (RegInfo->needsStackRealignment(MF))
3357     return false;
3358
3359   // Also avoid sibcall optimization if either caller or callee uses struct
3360   // return semantics.
3361   if (isCalleeStructRet || isCallerStructRet)
3362     return false;
3363
3364   // An stdcall/thiscall caller is expected to clean up its arguments; the
3365   // callee isn't going to do that.
3366   // FIXME: this is more restrictive than needed. We could produce a tailcall
3367   // when the stack adjustment matches. For example, with a thiscall that takes
3368   // only one argument.
3369   if (!CCMatch && (CallerCC == CallingConv::X86_StdCall ||
3370                    CallerCC == CallingConv::X86_ThisCall))
3371     return false;
3372
3373   // Do not sibcall optimize vararg calls unless all arguments are passed via
3374   // registers.
3375   if (isVarArg && !Outs.empty()) {
3376
3377     // Optimizing for varargs on Win64 is unlikely to be safe without
3378     // additional testing.
3379     if (IsCalleeWin64 || IsCallerWin64)
3380       return false;
3381
3382     SmallVector<CCValAssign, 16> ArgLocs;
3383     CCState CCInfo(CalleeCC, isVarArg, DAG.getMachineFunction(), ArgLocs,
3384                    *DAG.getContext());
3385
3386     CCInfo.AnalyzeCallOperands(Outs, CC_X86);
3387     for (unsigned i = 0, e = ArgLocs.size(); i != e; ++i)
3388       if (!ArgLocs[i].isRegLoc())
3389         return false;
3390   }
3391
3392   // If the call result is in ST0 / ST1, it needs to be popped off the x87
3393   // stack.  Therefore, if it's not used by the call it is not safe to optimize
3394   // this into a sibcall.
3395   bool Unused = false;
3396   for (unsigned i = 0, e = Ins.size(); i != e; ++i) {
3397     if (!Ins[i].Used) {
3398       Unused = true;
3399       break;
3400     }
3401   }
3402   if (Unused) {
3403     SmallVector<CCValAssign, 16> RVLocs;
3404     CCState CCInfo(CalleeCC, false, DAG.getMachineFunction(), RVLocs,
3405                    *DAG.getContext());
3406     CCInfo.AnalyzeCallResult(Ins, RetCC_X86);
3407     for (unsigned i = 0, e = RVLocs.size(); i != e; ++i) {
3408       CCValAssign &VA = RVLocs[i];
3409       if (VA.getLocReg() == X86::FP0 || VA.getLocReg() == X86::FP1)
3410         return false;
3411     }
3412   }
3413
3414   // If the calling conventions do not match, then we'd better make sure the
3415   // results are returned in the same way as what the caller expects.
3416   if (!CCMatch) {
3417     SmallVector<CCValAssign, 16> RVLocs1;
3418     CCState CCInfo1(CalleeCC, false, DAG.getMachineFunction(), RVLocs1,
3419                     *DAG.getContext());
3420     CCInfo1.AnalyzeCallResult(Ins, RetCC_X86);
3421
3422     SmallVector<CCValAssign, 16> RVLocs2;
3423     CCState CCInfo2(CallerCC, false, DAG.getMachineFunction(), RVLocs2,
3424                     *DAG.getContext());
3425     CCInfo2.AnalyzeCallResult(Ins, RetCC_X86);
3426
3427     if (RVLocs1.size() != RVLocs2.size())
3428       return false;
3429     for (unsigned i = 0, e = RVLocs1.size(); i != e; ++i) {
3430       if (RVLocs1[i].isRegLoc() != RVLocs2[i].isRegLoc())
3431         return false;
3432       if (RVLocs1[i].getLocInfo() != RVLocs2[i].getLocInfo())
3433         return false;
3434       if (RVLocs1[i].isRegLoc()) {
3435         if (RVLocs1[i].getLocReg() != RVLocs2[i].getLocReg())
3436           return false;
3437       } else {
3438         if (RVLocs1[i].getLocMemOffset() != RVLocs2[i].getLocMemOffset())
3439           return false;
3440       }
3441     }
3442   }
3443
3444   // If the callee takes no arguments then go on to check the results of the
3445   // call.
3446   if (!Outs.empty()) {
3447     // Check if stack adjustment is needed. For now, do not do this if any
3448     // argument is passed on the stack.
3449     SmallVector<CCValAssign, 16> ArgLocs;
3450     CCState CCInfo(CalleeCC, isVarArg, DAG.getMachineFunction(), ArgLocs,
3451                    *DAG.getContext());
3452
3453     // Allocate shadow area for Win64
3454     if (IsCalleeWin64)
3455       CCInfo.AllocateStack(32, 8);
3456
3457     CCInfo.AnalyzeCallOperands(Outs, CC_X86);
3458     if (CCInfo.getNextStackOffset()) {
3459       MachineFunction &MF = DAG.getMachineFunction();
3460       if (MF.getInfo<X86MachineFunctionInfo>()->getBytesToPopOnReturn())
3461         return false;
3462
3463       // Check if the arguments are already laid out in the right way as
3464       // the caller's fixed stack objects.
3465       MachineFrameInfo *MFI = MF.getFrameInfo();
3466       const MachineRegisterInfo *MRI = &MF.getRegInfo();
3467       const X86InstrInfo *TII =
3468           static_cast<const X86InstrInfo *>(DAG.getSubtarget().getInstrInfo());
3469       for (unsigned i = 0, e = ArgLocs.size(); i != e; ++i) {
3470         CCValAssign &VA = ArgLocs[i];
3471         SDValue Arg = OutVals[i];
3472         ISD::ArgFlagsTy Flags = Outs[i].Flags;
3473         if (VA.getLocInfo() == CCValAssign::Indirect)
3474           return false;
3475         if (!VA.isRegLoc()) {
3476           if (!MatchingStackOffset(Arg, VA.getLocMemOffset(), Flags,
3477                                    MFI, MRI, TII))
3478             return false;
3479         }
3480       }
3481     }
3482
3483     // If the tailcall address may be in a register, then make sure it's
3484     // possible to register allocate for it. In 32-bit, the call address can
3485     // only target EAX, EDX, or ECX since the tail call must be scheduled after
3486     // callee-saved registers are restored. These happen to be the same
3487     // registers used to pass 'inreg' arguments so watch out for those.
3488     if (!Subtarget->is64Bit() &&
3489         ((!isa<GlobalAddressSDNode>(Callee) &&
3490           !isa<ExternalSymbolSDNode>(Callee)) ||
3491          DAG.getTarget().getRelocationModel() == Reloc::PIC_)) {
3492       unsigned NumInRegs = 0;
3493       // In PIC we need an extra register to formulate the address computation
3494       // for the callee.
3495       unsigned MaxInRegs =
3496         (DAG.getTarget().getRelocationModel() == Reloc::PIC_) ? 2 : 3;
3497
3498       for (unsigned i = 0, e = ArgLocs.size(); i != e; ++i) {
3499         CCValAssign &VA = ArgLocs[i];
3500         if (!VA.isRegLoc())
3501           continue;
3502         unsigned Reg = VA.getLocReg();
3503         switch (Reg) {
3504         default: break;
3505         case X86::EAX: case X86::EDX: case X86::ECX:
3506           if (++NumInRegs == MaxInRegs)
3507             return false;
3508           break;
3509         }
3510       }
3511     }
3512   }
3513
3514   return true;
3515 }
3516
3517 FastISel *
3518 X86TargetLowering::createFastISel(FunctionLoweringInfo &funcInfo,
3519                                   const TargetLibraryInfo *libInfo) const {
3520   return X86::createFastISel(funcInfo, libInfo);
3521 }
3522
3523 //===----------------------------------------------------------------------===//
3524 //                           Other Lowering Hooks
3525 //===----------------------------------------------------------------------===//
3526
3527 static bool MayFoldLoad(SDValue Op) {
3528   return Op.hasOneUse() && ISD::isNormalLoad(Op.getNode());
3529 }
3530
3531 static bool MayFoldIntoStore(SDValue Op) {
3532   return Op.hasOneUse() && ISD::isNormalStore(*Op.getNode()->use_begin());
3533 }
3534
3535 static bool isTargetShuffle(unsigned Opcode) {
3536   switch(Opcode) {
3537   default: return false;
3538   case X86ISD::PSHUFB:
3539   case X86ISD::PSHUFD:
3540   case X86ISD::PSHUFHW:
3541   case X86ISD::PSHUFLW:
3542   case X86ISD::SHUFP:
3543   case X86ISD::PALIGNR:
3544   case X86ISD::MOVLHPS:
3545   case X86ISD::MOVLHPD:
3546   case X86ISD::MOVHLPS:
3547   case X86ISD::MOVLPS:
3548   case X86ISD::MOVLPD:
3549   case X86ISD::MOVSHDUP:
3550   case X86ISD::MOVSLDUP:
3551   case X86ISD::MOVDDUP:
3552   case X86ISD::MOVSS:
3553   case X86ISD::MOVSD:
3554   case X86ISD::UNPCKL:
3555   case X86ISD::UNPCKH:
3556   case X86ISD::VPERMILP:
3557   case X86ISD::VPERM2X128:
3558   case X86ISD::VPERMI:
3559     return true;
3560   }
3561 }
3562
3563 static SDValue getTargetShuffleNode(unsigned Opc, SDLoc dl, EVT VT,
3564                                     SDValue V1, SelectionDAG &DAG) {
3565   switch(Opc) {
3566   default: llvm_unreachable("Unknown x86 shuffle node");
3567   case X86ISD::MOVSHDUP:
3568   case X86ISD::MOVSLDUP:
3569   case X86ISD::MOVDDUP:
3570     return DAG.getNode(Opc, dl, VT, V1);
3571   }
3572 }
3573
3574 static SDValue getTargetShuffleNode(unsigned Opc, SDLoc dl, EVT VT,
3575                                     SDValue V1, unsigned TargetMask,
3576                                     SelectionDAG &DAG) {
3577   switch(Opc) {
3578   default: llvm_unreachable("Unknown x86 shuffle node");
3579   case X86ISD::PSHUFD:
3580   case X86ISD::PSHUFHW:
3581   case X86ISD::PSHUFLW:
3582   case X86ISD::VPERMILP:
3583   case X86ISD::VPERMI:
3584     return DAG.getNode(Opc, dl, VT, V1, DAG.getConstant(TargetMask, MVT::i8));
3585   }
3586 }
3587
3588 static SDValue getTargetShuffleNode(unsigned Opc, SDLoc dl, EVT VT,
3589                                     SDValue V1, SDValue V2, unsigned TargetMask,
3590                                     SelectionDAG &DAG) {
3591   switch(Opc) {
3592   default: llvm_unreachable("Unknown x86 shuffle node");
3593   case X86ISD::PALIGNR:
3594   case X86ISD::VALIGN:
3595   case X86ISD::SHUFP:
3596   case X86ISD::VPERM2X128:
3597     return DAG.getNode(Opc, dl, VT, V1, V2,
3598                        DAG.getConstant(TargetMask, MVT::i8));
3599   }
3600 }
3601
3602 static SDValue getTargetShuffleNode(unsigned Opc, SDLoc dl, EVT VT,
3603                                     SDValue V1, SDValue V2, SelectionDAG &DAG) {
3604   switch(Opc) {
3605   default: llvm_unreachable("Unknown x86 shuffle node");
3606   case X86ISD::MOVLHPS:
3607   case X86ISD::MOVLHPD:
3608   case X86ISD::MOVHLPS:
3609   case X86ISD::MOVLPS:
3610   case X86ISD::MOVLPD:
3611   case X86ISD::MOVSS:
3612   case X86ISD::MOVSD:
3613   case X86ISD::UNPCKL:
3614   case X86ISD::UNPCKH:
3615     return DAG.getNode(Opc, dl, VT, V1, V2);
3616   }
3617 }
3618
3619 SDValue X86TargetLowering::getReturnAddressFrameIndex(SelectionDAG &DAG) const {
3620   MachineFunction &MF = DAG.getMachineFunction();
3621   const X86RegisterInfo *RegInfo = static_cast<const X86RegisterInfo *>(
3622       DAG.getSubtarget().getRegisterInfo());
3623   X86MachineFunctionInfo *FuncInfo = MF.getInfo<X86MachineFunctionInfo>();
3624   int ReturnAddrIndex = FuncInfo->getRAIndex();
3625
3626   if (ReturnAddrIndex == 0) {
3627     // Set up a frame object for the return address.
3628     unsigned SlotSize = RegInfo->getSlotSize();
3629     ReturnAddrIndex = MF.getFrameInfo()->CreateFixedObject(SlotSize,
3630                                                            -(int64_t)SlotSize,
3631                                                            false);
3632     FuncInfo->setRAIndex(ReturnAddrIndex);
3633   }
3634
3635   return DAG.getFrameIndex(ReturnAddrIndex, getPointerTy());
3636 }
3637
3638 bool X86::isOffsetSuitableForCodeModel(int64_t Offset, CodeModel::Model M,
3639                                        bool hasSymbolicDisplacement) {
3640   // Offset should fit into 32 bit immediate field.
3641   if (!isInt<32>(Offset))
3642     return false;
3643
3644   // If we don't have a symbolic displacement - we don't have any extra
3645   // restrictions.
3646   if (!hasSymbolicDisplacement)
3647     return true;
3648
3649   // FIXME: Some tweaks might be needed for medium code model.
3650   if (M != CodeModel::Small && M != CodeModel::Kernel)
3651     return false;
3652
3653   // For small code model we assume that latest object is 16MB before end of 31
3654   // bits boundary. We may also accept pretty large negative constants knowing
3655   // that all objects are in the positive half of address space.
3656   if (M == CodeModel::Small && Offset < 16*1024*1024)
3657     return true;
3658
3659   // For kernel code model we know that all object resist in the negative half
3660   // of 32bits address space. We may not accept negative offsets, since they may
3661   // be just off and we may accept pretty large positive ones.
3662   if (M == CodeModel::Kernel && Offset > 0)
3663     return true;
3664
3665   return false;
3666 }
3667
3668 /// isCalleePop - Determines whether the callee is required to pop its
3669 /// own arguments. Callee pop is necessary to support tail calls.
3670 bool X86::isCalleePop(CallingConv::ID CallingConv,
3671                       bool is64Bit, bool IsVarArg, bool TailCallOpt) {
3672   switch (CallingConv) {
3673   default:
3674     return false;
3675   case CallingConv::X86_StdCall:
3676   case CallingConv::X86_FastCall:
3677   case CallingConv::X86_ThisCall:
3678     return !is64Bit;
3679   case CallingConv::Fast:
3680   case CallingConv::GHC:
3681   case CallingConv::HiPE:
3682     if (IsVarArg)
3683       return false;
3684     return TailCallOpt;
3685   }
3686 }
3687
3688 /// \brief Return true if the condition is an unsigned comparison operation.
3689 static bool isX86CCUnsigned(unsigned X86CC) {
3690   switch (X86CC) {
3691   default: llvm_unreachable("Invalid integer condition!");
3692   case X86::COND_E:     return true;
3693   case X86::COND_G:     return false;
3694   case X86::COND_GE:    return false;
3695   case X86::COND_L:     return false;
3696   case X86::COND_LE:    return false;
3697   case X86::COND_NE:    return true;
3698   case X86::COND_B:     return true;
3699   case X86::COND_A:     return true;
3700   case X86::COND_BE:    return true;
3701   case X86::COND_AE:    return true;
3702   }
3703   llvm_unreachable("covered switch fell through?!");
3704 }
3705
3706 /// TranslateX86CC - do a one to one translation of a ISD::CondCode to the X86
3707 /// specific condition code, returning the condition code and the LHS/RHS of the
3708 /// comparison to make.
3709 static unsigned TranslateX86CC(ISD::CondCode SetCCOpcode, bool isFP,
3710                                SDValue &LHS, SDValue &RHS, SelectionDAG &DAG) {
3711   if (!isFP) {
3712     if (ConstantSDNode *RHSC = dyn_cast<ConstantSDNode>(RHS)) {
3713       if (SetCCOpcode == ISD::SETGT && RHSC->isAllOnesValue()) {
3714         // X > -1   -> X == 0, jump !sign.
3715         RHS = DAG.getConstant(0, RHS.getValueType());
3716         return X86::COND_NS;
3717       }
3718       if (SetCCOpcode == ISD::SETLT && RHSC->isNullValue()) {
3719         // X < 0   -> X == 0, jump on sign.
3720         return X86::COND_S;
3721       }
3722       if (SetCCOpcode == ISD::SETLT && RHSC->getZExtValue() == 1) {
3723         // X < 1   -> X <= 0
3724         RHS = DAG.getConstant(0, RHS.getValueType());
3725         return X86::COND_LE;
3726       }
3727     }
3728
3729     switch (SetCCOpcode) {
3730     default: llvm_unreachable("Invalid integer condition!");
3731     case ISD::SETEQ:  return X86::COND_E;
3732     case ISD::SETGT:  return X86::COND_G;
3733     case ISD::SETGE:  return X86::COND_GE;
3734     case ISD::SETLT:  return X86::COND_L;
3735     case ISD::SETLE:  return X86::COND_LE;
3736     case ISD::SETNE:  return X86::COND_NE;
3737     case ISD::SETULT: return X86::COND_B;
3738     case ISD::SETUGT: return X86::COND_A;
3739     case ISD::SETULE: return X86::COND_BE;
3740     case ISD::SETUGE: return X86::COND_AE;
3741     }
3742   }
3743
3744   // First determine if it is required or is profitable to flip the operands.
3745
3746   // If LHS is a foldable load, but RHS is not, flip the condition.
3747   if (ISD::isNON_EXTLoad(LHS.getNode()) &&
3748       !ISD::isNON_EXTLoad(RHS.getNode())) {
3749     SetCCOpcode = getSetCCSwappedOperands(SetCCOpcode);
3750     std::swap(LHS, RHS);
3751   }
3752
3753   switch (SetCCOpcode) {
3754   default: break;
3755   case ISD::SETOLT:
3756   case ISD::SETOLE:
3757   case ISD::SETUGT:
3758   case ISD::SETUGE:
3759     std::swap(LHS, RHS);
3760     break;
3761   }
3762
3763   // On a floating point condition, the flags are set as follows:
3764   // ZF  PF  CF   op
3765   //  0 | 0 | 0 | X > Y
3766   //  0 | 0 | 1 | X < Y
3767   //  1 | 0 | 0 | X == Y
3768   //  1 | 1 | 1 | unordered
3769   switch (SetCCOpcode) {
3770   default: llvm_unreachable("Condcode should be pre-legalized away");
3771   case ISD::SETUEQ:
3772   case ISD::SETEQ:   return X86::COND_E;
3773   case ISD::SETOLT:              // flipped
3774   case ISD::SETOGT:
3775   case ISD::SETGT:   return X86::COND_A;
3776   case ISD::SETOLE:              // flipped
3777   case ISD::SETOGE:
3778   case ISD::SETGE:   return X86::COND_AE;
3779   case ISD::SETUGT:              // flipped
3780   case ISD::SETULT:
3781   case ISD::SETLT:   return X86::COND_B;
3782   case ISD::SETUGE:              // flipped
3783   case ISD::SETULE:
3784   case ISD::SETLE:   return X86::COND_BE;
3785   case ISD::SETONE:
3786   case ISD::SETNE:   return X86::COND_NE;
3787   case ISD::SETUO:   return X86::COND_P;
3788   case ISD::SETO:    return X86::COND_NP;
3789   case ISD::SETOEQ:
3790   case ISD::SETUNE:  return X86::COND_INVALID;
3791   }
3792 }
3793
3794 /// hasFPCMov - is there a floating point cmov for the specific X86 condition
3795 /// code. Current x86 isa includes the following FP cmov instructions:
3796 /// fcmovb, fcomvbe, fcomve, fcmovu, fcmovae, fcmova, fcmovne, fcmovnu.
3797 static bool hasFPCMov(unsigned X86CC) {
3798   switch (X86CC) {
3799   default:
3800     return false;
3801   case X86::COND_B:
3802   case X86::COND_BE:
3803   case X86::COND_E:
3804   case X86::COND_P:
3805   case X86::COND_A:
3806   case X86::COND_AE:
3807   case X86::COND_NE:
3808   case X86::COND_NP:
3809     return true;
3810   }
3811 }
3812
3813 /// isFPImmLegal - Returns true if the target can instruction select the
3814 /// specified FP immediate natively. If false, the legalizer will
3815 /// materialize the FP immediate as a load from a constant pool.
3816 bool X86TargetLowering::isFPImmLegal(const APFloat &Imm, EVT VT) const {
3817   for (unsigned i = 0, e = LegalFPImmediates.size(); i != e; ++i) {
3818     if (Imm.bitwiseIsEqual(LegalFPImmediates[i]))
3819       return true;
3820   }
3821   return false;
3822 }
3823
3824 /// \brief Returns true if it is beneficial to convert a load of a constant
3825 /// to just the constant itself.
3826 bool X86TargetLowering::shouldConvertConstantLoadToIntImm(const APInt &Imm,
3827                                                           Type *Ty) const {
3828   assert(Ty->isIntegerTy());
3829
3830   unsigned BitSize = Ty->getPrimitiveSizeInBits();
3831   if (BitSize == 0 || BitSize > 64)
3832     return false;
3833   return true;
3834 }
3835
3836 /// isUndefOrInRange - Return true if Val is undef or if its value falls within
3837 /// the specified range (L, H].
3838 static bool isUndefOrInRange(int Val, int Low, int Hi) {
3839   return (Val < 0) || (Val >= Low && Val < Hi);
3840 }
3841
3842 /// isUndefOrEqual - Val is either less than zero (undef) or equal to the
3843 /// specified value.
3844 static bool isUndefOrEqual(int Val, int CmpVal) {
3845   return (Val < 0 || Val == CmpVal);
3846 }
3847
3848 /// isSequentialOrUndefInRange - Return true if every element in Mask, beginning
3849 /// from position Pos and ending in Pos+Size, falls within the specified
3850 /// sequential range (L, L+Pos]. or is undef.
3851 static bool isSequentialOrUndefInRange(ArrayRef<int> Mask,
3852                                        unsigned Pos, unsigned Size, int Low) {
3853   for (unsigned i = Pos, e = Pos+Size; i != e; ++i, ++Low)
3854     if (!isUndefOrEqual(Mask[i], Low))
3855       return false;
3856   return true;
3857 }
3858
3859 /// isPSHUFDMask - Return true if the node specifies a shuffle of elements that
3860 /// is suitable for input to PSHUFD or PSHUFW.  That is, it doesn't reference
3861 /// the second operand.
3862 static bool isPSHUFDMask(ArrayRef<int> Mask, MVT VT) {
3863   if (VT == MVT::v4f32 || VT == MVT::v4i32 )
3864     return (Mask[0] < 4 && Mask[1] < 4 && Mask[2] < 4 && Mask[3] < 4);
3865   if (VT == MVT::v2f64 || VT == MVT::v2i64)
3866     return (Mask[0] < 2 && Mask[1] < 2);
3867   return false;
3868 }
3869
3870 /// isPSHUFHWMask - Return true if the node specifies a shuffle of elements that
3871 /// is suitable for input to PSHUFHW.
3872 static bool isPSHUFHWMask(ArrayRef<int> Mask, MVT VT, bool HasInt256) {
3873   if (VT != MVT::v8i16 && (!HasInt256 || VT != MVT::v16i16))
3874     return false;
3875
3876   // Lower quadword copied in order or undef.
3877   if (!isSequentialOrUndefInRange(Mask, 0, 4, 0))
3878     return false;
3879
3880   // Upper quadword shuffled.
3881   for (unsigned i = 4; i != 8; ++i)
3882     if (!isUndefOrInRange(Mask[i], 4, 8))
3883       return false;
3884
3885   if (VT == MVT::v16i16) {
3886     // Lower quadword copied in order or undef.
3887     if (!isSequentialOrUndefInRange(Mask, 8, 4, 8))
3888       return false;
3889
3890     // Upper quadword shuffled.
3891     for (unsigned i = 12; i != 16; ++i)
3892       if (!isUndefOrInRange(Mask[i], 12, 16))
3893         return false;
3894   }
3895
3896   return true;
3897 }
3898
3899 /// isPSHUFLWMask - Return true if the node specifies a shuffle of elements that
3900 /// is suitable for input to PSHUFLW.
3901 static bool isPSHUFLWMask(ArrayRef<int> Mask, MVT VT, bool HasInt256) {
3902   if (VT != MVT::v8i16 && (!HasInt256 || VT != MVT::v16i16))
3903     return false;
3904
3905   // Upper quadword copied in order.
3906   if (!isSequentialOrUndefInRange(Mask, 4, 4, 4))
3907     return false;
3908
3909   // Lower quadword shuffled.
3910   for (unsigned i = 0; i != 4; ++i)
3911     if (!isUndefOrInRange(Mask[i], 0, 4))
3912       return false;
3913
3914   if (VT == MVT::v16i16) {
3915     // Upper quadword copied in order.
3916     if (!isSequentialOrUndefInRange(Mask, 12, 4, 12))
3917       return false;
3918
3919     // Lower quadword shuffled.
3920     for (unsigned i = 8; i != 12; ++i)
3921       if (!isUndefOrInRange(Mask[i], 8, 12))
3922         return false;
3923   }
3924
3925   return true;
3926 }
3927
3928 /// \brief Return true if the mask specifies a shuffle of elements that is
3929 /// suitable for input to intralane (palignr) or interlane (valign) vector
3930 /// right-shift.
3931 static bool isAlignrMask(ArrayRef<int> Mask, MVT VT, bool InterLane) {
3932   unsigned NumElts = VT.getVectorNumElements();
3933   unsigned NumLanes = InterLane ? 1: VT.getSizeInBits()/128;
3934   unsigned NumLaneElts = NumElts/NumLanes;
3935
3936   // Do not handle 64-bit element shuffles with palignr.
3937   if (NumLaneElts == 2)
3938     return false;
3939
3940   for (unsigned l = 0; l != NumElts; l+=NumLaneElts) {
3941     unsigned i;
3942     for (i = 0; i != NumLaneElts; ++i) {
3943       if (Mask[i+l] >= 0)
3944         break;
3945     }
3946
3947     // Lane is all undef, go to next lane
3948     if (i == NumLaneElts)
3949       continue;
3950
3951     int Start = Mask[i+l];
3952
3953     // Make sure its in this lane in one of the sources
3954     if (!isUndefOrInRange(Start, l, l+NumLaneElts) &&
3955         !isUndefOrInRange(Start, l+NumElts, l+NumElts+NumLaneElts))
3956       return false;
3957
3958     // If not lane 0, then we must match lane 0
3959     if (l != 0 && Mask[i] >= 0 && !isUndefOrEqual(Start, Mask[i]+l))
3960       return false;
3961
3962     // Correct second source to be contiguous with first source
3963     if (Start >= (int)NumElts)
3964       Start -= NumElts - NumLaneElts;
3965
3966     // Make sure we're shifting in the right direction.
3967     if (Start <= (int)(i+l))
3968       return false;
3969
3970     Start -= i;
3971
3972     // Check the rest of the elements to see if they are consecutive.
3973     for (++i; i != NumLaneElts; ++i) {
3974       int Idx = Mask[i+l];
3975
3976       // Make sure its in this lane
3977       if (!isUndefOrInRange(Idx, l, l+NumLaneElts) &&
3978           !isUndefOrInRange(Idx, l+NumElts, l+NumElts+NumLaneElts))
3979         return false;
3980
3981       // If not lane 0, then we must match lane 0
3982       if (l != 0 && Mask[i] >= 0 && !isUndefOrEqual(Idx, Mask[i]+l))
3983         return false;
3984
3985       if (Idx >= (int)NumElts)
3986         Idx -= NumElts - NumLaneElts;
3987
3988       if (!isUndefOrEqual(Idx, Start+i))
3989         return false;
3990
3991     }
3992   }
3993
3994   return true;
3995 }
3996
3997 /// \brief Return true if the node specifies a shuffle of elements that is
3998 /// suitable for input to PALIGNR.
3999 static bool isPALIGNRMask(ArrayRef<int> Mask, MVT VT,
4000                           const X86Subtarget *Subtarget) {
4001   if ((VT.is128BitVector() && !Subtarget->hasSSSE3()) ||
4002       (VT.is256BitVector() && !Subtarget->hasInt256()) ||
4003       VT.is512BitVector())
4004     // FIXME: Add AVX512BW.
4005     return false;
4006
4007   return isAlignrMask(Mask, VT, false);
4008 }
4009
4010 /// \brief Return true if the node specifies a shuffle of elements that is
4011 /// suitable for input to VALIGN.
4012 static bool isVALIGNMask(ArrayRef<int> Mask, MVT VT,
4013                           const X86Subtarget *Subtarget) {
4014   // FIXME: Add AVX512VL.
4015   if (!VT.is512BitVector() || !Subtarget->hasAVX512())
4016     return false;
4017   return isAlignrMask(Mask, VT, true);
4018 }
4019
4020 /// CommuteVectorShuffleMask - Change values in a shuffle permute mask assuming
4021 /// the two vector operands have swapped position.
4022 static void CommuteVectorShuffleMask(SmallVectorImpl<int> &Mask,
4023                                      unsigned NumElems) {
4024   for (unsigned i = 0; i != NumElems; ++i) {
4025     int idx = Mask[i];
4026     if (idx < 0)
4027       continue;
4028     else if (idx < (int)NumElems)
4029       Mask[i] = idx + NumElems;
4030     else
4031       Mask[i] = idx - NumElems;
4032   }
4033 }
4034
4035 /// isSHUFPMask - Return true if the specified VECTOR_SHUFFLE operand
4036 /// specifies a shuffle of elements that is suitable for input to 128/256-bit
4037 /// SHUFPS and SHUFPD. If Commuted is true, then it checks for sources to be
4038 /// reverse of what x86 shuffles want.
4039 static bool isSHUFPMask(ArrayRef<int> Mask, MVT VT, bool Commuted = false) {
4040
4041   unsigned NumElems = VT.getVectorNumElements();
4042   unsigned NumLanes = VT.getSizeInBits()/128;
4043   unsigned NumLaneElems = NumElems/NumLanes;
4044
4045   if (NumLaneElems != 2 && NumLaneElems != 4)
4046     return false;
4047
4048   unsigned EltSize = VT.getVectorElementType().getSizeInBits();
4049   bool symetricMaskRequired =
4050     (VT.getSizeInBits() >= 256) && (EltSize == 32);
4051
4052   // VSHUFPSY divides the resulting vector into 4 chunks.
4053   // The sources are also splitted into 4 chunks, and each destination
4054   // chunk must come from a different source chunk.
4055   //
4056   //  SRC1 =>   X7    X6    X5    X4    X3    X2    X1    X0
4057   //  SRC2 =>   Y7    Y6    Y5    Y4    Y3    Y2    Y1    Y9
4058   //
4059   //  DST  =>  Y7..Y4,   Y7..Y4,   X7..X4,   X7..X4,
4060   //           Y3..Y0,   Y3..Y0,   X3..X0,   X3..X0
4061   //
4062   // VSHUFPDY divides the resulting vector into 4 chunks.
4063   // The sources are also splitted into 4 chunks, and each destination
4064   // chunk must come from a different source chunk.
4065   //
4066   //  SRC1 =>      X3       X2       X1       X0
4067   //  SRC2 =>      Y3       Y2       Y1       Y0
4068   //
4069   //  DST  =>  Y3..Y2,  X3..X2,  Y1..Y0,  X1..X0
4070   //
4071   SmallVector<int, 4> MaskVal(NumLaneElems, -1);
4072   unsigned HalfLaneElems = NumLaneElems/2;
4073   for (unsigned l = 0; l != NumElems; l += NumLaneElems) {
4074     for (unsigned i = 0; i != NumLaneElems; ++i) {
4075       int Idx = Mask[i+l];
4076       unsigned RngStart = l + ((Commuted == (i<HalfLaneElems)) ? NumElems : 0);
4077       if (!isUndefOrInRange(Idx, RngStart, RngStart+NumLaneElems))
4078         return false;
4079       // For VSHUFPSY, the mask of the second half must be the same as the
4080       // first but with the appropriate offsets. This works in the same way as
4081       // VPERMILPS works with masks.
4082       if (!symetricMaskRequired || Idx < 0)
4083         continue;
4084       if (MaskVal[i] < 0) {
4085         MaskVal[i] = Idx - l;
4086         continue;
4087       }
4088       if ((signed)(Idx - l) != MaskVal[i])
4089         return false;
4090     }
4091   }
4092
4093   return true;
4094 }
4095
4096 /// isMOVHLPSMask - Return true if the specified VECTOR_SHUFFLE operand
4097 /// specifies a shuffle of elements that is suitable for input to MOVHLPS.
4098 static bool isMOVHLPSMask(ArrayRef<int> Mask, MVT VT) {
4099   if (!VT.is128BitVector())
4100     return false;
4101
4102   unsigned NumElems = VT.getVectorNumElements();
4103
4104   if (NumElems != 4)
4105     return false;
4106
4107   // Expect bit0 == 6, bit1 == 7, bit2 == 2, bit3 == 3
4108   return isUndefOrEqual(Mask[0], 6) &&
4109          isUndefOrEqual(Mask[1], 7) &&
4110          isUndefOrEqual(Mask[2], 2) &&
4111          isUndefOrEqual(Mask[3], 3);
4112 }
4113
4114 /// isMOVHLPS_v_undef_Mask - Special case of isMOVHLPSMask for canonical form
4115 /// of vector_shuffle v, v, <2, 3, 2, 3>, i.e. vector_shuffle v, undef,
4116 /// <2, 3, 2, 3>
4117 static bool isMOVHLPS_v_undef_Mask(ArrayRef<int> Mask, MVT VT) {
4118   if (!VT.is128BitVector())
4119     return false;
4120
4121   unsigned NumElems = VT.getVectorNumElements();
4122
4123   if (NumElems != 4)
4124     return false;
4125
4126   return isUndefOrEqual(Mask[0], 2) &&
4127          isUndefOrEqual(Mask[1], 3) &&
4128          isUndefOrEqual(Mask[2], 2) &&
4129          isUndefOrEqual(Mask[3], 3);
4130 }
4131
4132 /// isMOVLPMask - Return true if the specified VECTOR_SHUFFLE operand
4133 /// specifies a shuffle of elements that is suitable for input to MOVLP{S|D}.
4134 static bool isMOVLPMask(ArrayRef<int> Mask, MVT VT) {
4135   if (!VT.is128BitVector())
4136     return false;
4137
4138   unsigned NumElems = VT.getVectorNumElements();
4139
4140   if (NumElems != 2 && NumElems != 4)
4141     return false;
4142
4143   for (unsigned i = 0, e = NumElems/2; i != e; ++i)
4144     if (!isUndefOrEqual(Mask[i], i + NumElems))
4145       return false;
4146
4147   for (unsigned i = NumElems/2, e = NumElems; i != e; ++i)
4148     if (!isUndefOrEqual(Mask[i], i))
4149       return false;
4150
4151   return true;
4152 }
4153
4154 /// isMOVLHPSMask - Return true if the specified VECTOR_SHUFFLE operand
4155 /// specifies a shuffle of elements that is suitable for input to MOVLHPS.
4156 static bool isMOVLHPSMask(ArrayRef<int> Mask, MVT VT) {
4157   if (!VT.is128BitVector())
4158     return false;
4159
4160   unsigned NumElems = VT.getVectorNumElements();
4161
4162   if (NumElems != 2 && NumElems != 4)
4163     return false;
4164
4165   for (unsigned i = 0, e = NumElems/2; i != e; ++i)
4166     if (!isUndefOrEqual(Mask[i], i))
4167       return false;
4168
4169   for (unsigned i = 0, e = NumElems/2; i != e; ++i)
4170     if (!isUndefOrEqual(Mask[i + e], i + NumElems))
4171       return false;
4172
4173   return true;
4174 }
4175
4176 /// isINSERTPSMask - Return true if the specified VECTOR_SHUFFLE operand
4177 /// specifies a shuffle of elements that is suitable for input to INSERTPS.
4178 /// i. e: If all but one element come from the same vector.
4179 static bool isINSERTPSMask(ArrayRef<int> Mask, MVT VT) {
4180   // TODO: Deal with AVX's VINSERTPS
4181   if (!VT.is128BitVector() || (VT != MVT::v4f32 && VT != MVT::v4i32))
4182     return false;
4183
4184   unsigned CorrectPosV1 = 0;
4185   unsigned CorrectPosV2 = 0;
4186   for (int i = 0, e = (int)VT.getVectorNumElements(); i != e; ++i) {
4187     if (Mask[i] == -1) {
4188       ++CorrectPosV1;
4189       ++CorrectPosV2;
4190       continue;
4191     }
4192
4193     if (Mask[i] == i)
4194       ++CorrectPosV1;
4195     else if (Mask[i] == i + 4)
4196       ++CorrectPosV2;
4197   }
4198
4199   if (CorrectPosV1 == 3 || CorrectPosV2 == 3)
4200     // We have 3 elements (undefs count as elements from any vector) from one
4201     // vector, and one from another.
4202     return true;
4203
4204   return false;
4205 }
4206
4207 //
4208 // Some special combinations that can be optimized.
4209 //
4210 static
4211 SDValue Compact8x32ShuffleNode(ShuffleVectorSDNode *SVOp,
4212                                SelectionDAG &DAG) {
4213   MVT VT = SVOp->getSimpleValueType(0);
4214   SDLoc dl(SVOp);
4215
4216   if (VT != MVT::v8i32 && VT != MVT::v8f32)
4217     return SDValue();
4218
4219   ArrayRef<int> Mask = SVOp->getMask();
4220
4221   // These are the special masks that may be optimized.
4222   static const int MaskToOptimizeEven[] = {0, 8, 2, 10, 4, 12, 6, 14};
4223   static const int MaskToOptimizeOdd[]  = {1, 9, 3, 11, 5, 13, 7, 15};
4224   bool MatchEvenMask = true;
4225   bool MatchOddMask  = true;
4226   for (int i=0; i<8; ++i) {
4227     if (!isUndefOrEqual(Mask[i], MaskToOptimizeEven[i]))
4228       MatchEvenMask = false;
4229     if (!isUndefOrEqual(Mask[i], MaskToOptimizeOdd[i]))
4230       MatchOddMask = false;
4231   }
4232
4233   if (!MatchEvenMask && !MatchOddMask)
4234     return SDValue();
4235
4236   SDValue UndefNode = DAG.getNode(ISD::UNDEF, dl, VT);
4237
4238   SDValue Op0 = SVOp->getOperand(0);
4239   SDValue Op1 = SVOp->getOperand(1);
4240
4241   if (MatchEvenMask) {
4242     // Shift the second operand right to 32 bits.
4243     static const int ShiftRightMask[] = {-1, 0, -1, 2, -1, 4, -1, 6 };
4244     Op1 = DAG.getVectorShuffle(VT, dl, Op1, UndefNode, ShiftRightMask);
4245   } else {
4246     // Shift the first operand left to 32 bits.
4247     static const int ShiftLeftMask[] = {1, -1, 3, -1, 5, -1, 7, -1 };
4248     Op0 = DAG.getVectorShuffle(VT, dl, Op0, UndefNode, ShiftLeftMask);
4249   }
4250   static const int BlendMask[] = {0, 9, 2, 11, 4, 13, 6, 15};
4251   return DAG.getVectorShuffle(VT, dl, Op0, Op1, BlendMask);
4252 }
4253
4254 /// isUNPCKLMask - Return true if the specified VECTOR_SHUFFLE operand
4255 /// specifies a shuffle of elements that is suitable for input to UNPCKL.
4256 static bool isUNPCKLMask(ArrayRef<int> Mask, MVT VT,
4257                          bool HasInt256, bool V2IsSplat = false) {
4258
4259   assert(VT.getSizeInBits() >= 128 &&
4260          "Unsupported vector type for unpckl");
4261
4262   // AVX defines UNPCK* to operate independently on 128-bit lanes.
4263   unsigned NumLanes;
4264   unsigned NumOf256BitLanes;
4265   unsigned NumElts = VT.getVectorNumElements();
4266   if (VT.is256BitVector()) {
4267     if (NumElts != 4 && NumElts != 8 &&
4268         (!HasInt256 || (NumElts != 16 && NumElts != 32)))
4269     return false;
4270     NumLanes = 2;
4271     NumOf256BitLanes = 1;
4272   } else if (VT.is512BitVector()) {
4273     assert(VT.getScalarType().getSizeInBits() >= 32 &&
4274            "Unsupported vector type for unpckh");
4275     NumLanes = 2;
4276     NumOf256BitLanes = 2;
4277   } else {
4278     NumLanes = 1;
4279     NumOf256BitLanes = 1;
4280   }
4281
4282   unsigned NumEltsInStride = NumElts/NumOf256BitLanes;
4283   unsigned NumLaneElts = NumEltsInStride/NumLanes;
4284
4285   for (unsigned l256 = 0; l256 < NumOf256BitLanes; l256 += 1) {
4286     for (unsigned l = 0; l != NumEltsInStride; l += NumLaneElts) {
4287       for (unsigned i = 0, j = l; i != NumLaneElts; i += 2, ++j) {
4288         int BitI  = Mask[l256*NumEltsInStride+l+i];
4289         int BitI1 = Mask[l256*NumEltsInStride+l+i+1];
4290         if (!isUndefOrEqual(BitI, j+l256*NumElts))
4291           return false;
4292         if (V2IsSplat && !isUndefOrEqual(BitI1, NumElts))
4293           return false;
4294         if (!isUndefOrEqual(BitI1, j+l256*NumElts+NumEltsInStride))
4295           return false;
4296       }
4297     }
4298   }
4299   return true;
4300 }
4301
4302 /// isUNPCKHMask - Return true if the specified VECTOR_SHUFFLE operand
4303 /// specifies a shuffle of elements that is suitable for input to UNPCKH.
4304 static bool isUNPCKHMask(ArrayRef<int> Mask, MVT VT,
4305                          bool HasInt256, bool V2IsSplat = false) {
4306   assert(VT.getSizeInBits() >= 128 &&
4307          "Unsupported vector type for unpckh");
4308
4309   // AVX defines UNPCK* to operate independently on 128-bit lanes.
4310   unsigned NumLanes;
4311   unsigned NumOf256BitLanes;
4312   unsigned NumElts = VT.getVectorNumElements();
4313   if (VT.is256BitVector()) {
4314     if (NumElts != 4 && NumElts != 8 &&
4315         (!HasInt256 || (NumElts != 16 && NumElts != 32)))
4316     return false;
4317     NumLanes = 2;
4318     NumOf256BitLanes = 1;
4319   } else if (VT.is512BitVector()) {
4320     assert(VT.getScalarType().getSizeInBits() >= 32 &&
4321            "Unsupported vector type for unpckh");
4322     NumLanes = 2;
4323     NumOf256BitLanes = 2;
4324   } else {
4325     NumLanes = 1;
4326     NumOf256BitLanes = 1;
4327   }
4328
4329   unsigned NumEltsInStride = NumElts/NumOf256BitLanes;
4330   unsigned NumLaneElts = NumEltsInStride/NumLanes;
4331
4332   for (unsigned l256 = 0; l256 < NumOf256BitLanes; l256 += 1) {
4333     for (unsigned l = 0; l != NumEltsInStride; l += NumLaneElts) {
4334       for (unsigned i = 0, j = l+NumLaneElts/2; i != NumLaneElts; i += 2, ++j) {
4335         int BitI  = Mask[l256*NumEltsInStride+l+i];
4336         int BitI1 = Mask[l256*NumEltsInStride+l+i+1];
4337         if (!isUndefOrEqual(BitI, j+l256*NumElts))
4338           return false;
4339         if (V2IsSplat && !isUndefOrEqual(BitI1, NumElts))
4340           return false;
4341         if (!isUndefOrEqual(BitI1, j+l256*NumElts+NumEltsInStride))
4342           return false;
4343       }
4344     }
4345   }
4346   return true;
4347 }
4348
4349 /// isUNPCKL_v_undef_Mask - Special case of isUNPCKLMask for canonical form
4350 /// of vector_shuffle v, v, <0, 4, 1, 5>, i.e. vector_shuffle v, undef,
4351 /// <0, 0, 1, 1>
4352 static bool isUNPCKL_v_undef_Mask(ArrayRef<int> Mask, MVT VT, bool HasInt256) {
4353   unsigned NumElts = VT.getVectorNumElements();
4354   bool Is256BitVec = VT.is256BitVector();
4355
4356   if (VT.is512BitVector())
4357     return false;
4358   assert((VT.is128BitVector() || VT.is256BitVector()) &&
4359          "Unsupported vector type for unpckh");
4360
4361   if (Is256BitVec && NumElts != 4 && NumElts != 8 &&
4362       (!HasInt256 || (NumElts != 16 && NumElts != 32)))
4363     return false;
4364
4365   // For 256-bit i64/f64, use MOVDDUPY instead, so reject the matching pattern
4366   // FIXME: Need a better way to get rid of this, there's no latency difference
4367   // between UNPCKLPD and MOVDDUP, the later should always be checked first and
4368   // the former later. We should also remove the "_undef" special mask.
4369   if (NumElts == 4 && Is256BitVec)
4370     return false;
4371
4372   // Handle 128 and 256-bit vector lengths. AVX defines UNPCK* to operate
4373   // independently on 128-bit lanes.
4374   unsigned NumLanes = VT.getSizeInBits()/128;
4375   unsigned NumLaneElts = NumElts/NumLanes;
4376
4377   for (unsigned l = 0; l != NumElts; l += NumLaneElts) {
4378     for (unsigned i = 0, j = l; i != NumLaneElts; i += 2, ++j) {
4379       int BitI  = Mask[l+i];
4380       int BitI1 = Mask[l+i+1];
4381
4382       if (!isUndefOrEqual(BitI, j))
4383         return false;
4384       if (!isUndefOrEqual(BitI1, j))
4385         return false;
4386     }
4387   }
4388
4389   return true;
4390 }
4391
4392 /// isUNPCKH_v_undef_Mask - Special case of isUNPCKHMask for canonical form
4393 /// of vector_shuffle v, v, <2, 6, 3, 7>, i.e. vector_shuffle v, undef,
4394 /// <2, 2, 3, 3>
4395 static bool isUNPCKH_v_undef_Mask(ArrayRef<int> Mask, MVT VT, bool HasInt256) {
4396   unsigned NumElts = VT.getVectorNumElements();
4397
4398   if (VT.is512BitVector())
4399     return false;
4400
4401   assert((VT.is128BitVector() || VT.is256BitVector()) &&
4402          "Unsupported vector type for unpckh");
4403
4404   if (VT.is256BitVector() && NumElts != 4 && NumElts != 8 &&
4405       (!HasInt256 || (NumElts != 16 && NumElts != 32)))
4406     return false;
4407
4408   // Handle 128 and 256-bit vector lengths. AVX defines UNPCK* to operate
4409   // independently on 128-bit lanes.
4410   unsigned NumLanes = VT.getSizeInBits()/128;
4411   unsigned NumLaneElts = NumElts/NumLanes;
4412
4413   for (unsigned l = 0; l != NumElts; l += NumLaneElts) {
4414     for (unsigned i = 0, j = l+NumLaneElts/2; i != NumLaneElts; i += 2, ++j) {
4415       int BitI  = Mask[l+i];
4416       int BitI1 = Mask[l+i+1];
4417       if (!isUndefOrEqual(BitI, j))
4418         return false;
4419       if (!isUndefOrEqual(BitI1, j))
4420         return false;
4421     }
4422   }
4423   return true;
4424 }
4425
4426 // Match for INSERTI64x4 INSERTF64x4 instructions (src0[0], src1[0]) or
4427 // (src1[0], src0[1]), manipulation with 256-bit sub-vectors
4428 static bool isINSERT64x4Mask(ArrayRef<int> Mask, MVT VT, unsigned int *Imm) {
4429   if (!VT.is512BitVector())
4430     return false;
4431
4432   unsigned NumElts = VT.getVectorNumElements();
4433   unsigned HalfSize = NumElts/2;
4434   if (isSequentialOrUndefInRange(Mask, 0, HalfSize, 0)) {
4435     if (isSequentialOrUndefInRange(Mask, HalfSize, HalfSize, NumElts)) {
4436       *Imm = 1;
4437       return true;
4438     }
4439   }
4440   if (isSequentialOrUndefInRange(Mask, 0, HalfSize, NumElts)) {
4441     if (isSequentialOrUndefInRange(Mask, HalfSize, HalfSize, HalfSize)) {
4442       *Imm = 0;
4443       return true;
4444     }
4445   }
4446   return false;
4447 }
4448
4449 /// isMOVLMask - Return true if the specified VECTOR_SHUFFLE operand
4450 /// specifies a shuffle of elements that is suitable for input to MOVSS,
4451 /// MOVSD, and MOVD, i.e. setting the lowest element.
4452 static bool isMOVLMask(ArrayRef<int> Mask, EVT VT) {
4453   if (VT.getVectorElementType().getSizeInBits() < 32)
4454     return false;
4455   if (!VT.is128BitVector())
4456     return false;
4457
4458   unsigned NumElts = VT.getVectorNumElements();
4459
4460   if (!isUndefOrEqual(Mask[0], NumElts))
4461     return false;
4462
4463   for (unsigned i = 1; i != NumElts; ++i)
4464     if (!isUndefOrEqual(Mask[i], i))
4465       return false;
4466
4467   return true;
4468 }
4469
4470 /// isVPERM2X128Mask - Match 256-bit shuffles where the elements are considered
4471 /// as permutations between 128-bit chunks or halves. As an example: this
4472 /// shuffle bellow:
4473 ///   vector_shuffle <4, 5, 6, 7, 12, 13, 14, 15>
4474 /// The first half comes from the second half of V1 and the second half from the
4475 /// the second half of V2.
4476 static bool isVPERM2X128Mask(ArrayRef<int> Mask, MVT VT, bool HasFp256) {
4477   if (!HasFp256 || !VT.is256BitVector())
4478     return false;
4479
4480   // The shuffle result is divided into half A and half B. In total the two
4481   // sources have 4 halves, namely: C, D, E, F. The final values of A and
4482   // B must come from C, D, E or F.
4483   unsigned HalfSize = VT.getVectorNumElements()/2;
4484   bool MatchA = false, MatchB = false;
4485
4486   // Check if A comes from one of C, D, E, F.
4487   for (unsigned Half = 0; Half != 4; ++Half) {
4488     if (isSequentialOrUndefInRange(Mask, 0, HalfSize, Half*HalfSize)) {
4489       MatchA = true;
4490       break;
4491     }
4492   }
4493
4494   // Check if B comes from one of C, D, E, F.
4495   for (unsigned Half = 0; Half != 4; ++Half) {
4496     if (isSequentialOrUndefInRange(Mask, HalfSize, HalfSize, Half*HalfSize)) {
4497       MatchB = true;
4498       break;
4499     }
4500   }
4501
4502   return MatchA && MatchB;
4503 }
4504
4505 /// getShuffleVPERM2X128Immediate - Return the appropriate immediate to shuffle
4506 /// the specified VECTOR_MASK mask with VPERM2F128/VPERM2I128 instructions.
4507 static unsigned getShuffleVPERM2X128Immediate(ShuffleVectorSDNode *SVOp) {
4508   MVT VT = SVOp->getSimpleValueType(0);
4509
4510   unsigned HalfSize = VT.getVectorNumElements()/2;
4511
4512   unsigned FstHalf = 0, SndHalf = 0;
4513   for (unsigned i = 0; i < HalfSize; ++i) {
4514     if (SVOp->getMaskElt(i) > 0) {
4515       FstHalf = SVOp->getMaskElt(i)/HalfSize;
4516       break;
4517     }
4518   }
4519   for (unsigned i = HalfSize; i < HalfSize*2; ++i) {
4520     if (SVOp->getMaskElt(i) > 0) {
4521       SndHalf = SVOp->getMaskElt(i)/HalfSize;
4522       break;
4523     }
4524   }
4525
4526   return (FstHalf | (SndHalf << 4));
4527 }
4528
4529 // Symetric in-lane mask. Each lane has 4 elements (for imm8)
4530 static bool isPermImmMask(ArrayRef<int> Mask, MVT VT, unsigned& Imm8) {
4531   unsigned EltSize = VT.getVectorElementType().getSizeInBits();
4532   if (EltSize < 32)
4533     return false;
4534
4535   unsigned NumElts = VT.getVectorNumElements();
4536   Imm8 = 0;
4537   if (VT.is128BitVector() || (VT.is256BitVector() && EltSize == 64)) {
4538     for (unsigned i = 0; i != NumElts; ++i) {
4539       if (Mask[i] < 0)
4540         continue;
4541       Imm8 |= Mask[i] << (i*2);
4542     }
4543     return true;
4544   }
4545
4546   unsigned LaneSize = 4;
4547   SmallVector<int, 4> MaskVal(LaneSize, -1);
4548
4549   for (unsigned l = 0; l != NumElts; l += LaneSize) {
4550     for (unsigned i = 0; i != LaneSize; ++i) {
4551       if (!isUndefOrInRange(Mask[i+l], l, l+LaneSize))
4552         return false;
4553       if (Mask[i+l] < 0)
4554         continue;
4555       if (MaskVal[i] < 0) {
4556         MaskVal[i] = Mask[i+l] - l;
4557         Imm8 |= MaskVal[i] << (i*2);
4558         continue;
4559       }
4560       if (Mask[i+l] != (signed)(MaskVal[i]+l))
4561         return false;
4562     }
4563   }
4564   return true;
4565 }
4566
4567 /// isVPERMILPMask - Return true if the specified VECTOR_SHUFFLE operand
4568 /// specifies a shuffle of elements that is suitable for input to VPERMILPD*.
4569 /// Note that VPERMIL mask matching is different depending whether theunderlying
4570 /// type is 32 or 64. In the VPERMILPS the high half of the mask should point
4571 /// to the same elements of the low, but to the higher half of the source.
4572 /// In VPERMILPD the two lanes could be shuffled independently of each other
4573 /// with the same restriction that lanes can't be crossed. Also handles PSHUFDY.
4574 static bool isVPERMILPMask(ArrayRef<int> Mask, MVT VT) {
4575   unsigned EltSize = VT.getVectorElementType().getSizeInBits();
4576   if (VT.getSizeInBits() < 256 || EltSize < 32)
4577     return false;
4578   bool symetricMaskRequired = (EltSize == 32);
4579   unsigned NumElts = VT.getVectorNumElements();
4580
4581   unsigned NumLanes = VT.getSizeInBits()/128;
4582   unsigned LaneSize = NumElts/NumLanes;
4583   // 2 or 4 elements in one lane
4584
4585   SmallVector<int, 4> ExpectedMaskVal(LaneSize, -1);
4586   for (unsigned l = 0; l != NumElts; l += LaneSize) {
4587     for (unsigned i = 0; i != LaneSize; ++i) {
4588       if (!isUndefOrInRange(Mask[i+l], l, l+LaneSize))
4589         return false;
4590       if (symetricMaskRequired) {
4591         if (ExpectedMaskVal[i] < 0 && Mask[i+l] >= 0) {
4592           ExpectedMaskVal[i] = Mask[i+l] - l;
4593           continue;
4594         }
4595         if (!isUndefOrEqual(Mask[i+l], ExpectedMaskVal[i]+l))
4596           return false;
4597       }
4598     }
4599   }
4600   return true;
4601 }
4602
4603 /// isCommutedMOVLMask - Returns true if the shuffle mask is except the reverse
4604 /// of what x86 movss want. X86 movs requires the lowest  element to be lowest
4605 /// element of vector 2 and the other elements to come from vector 1 in order.
4606 static bool isCommutedMOVLMask(ArrayRef<int> Mask, MVT VT,
4607                                bool V2IsSplat = false, bool V2IsUndef = false) {
4608   if (!VT.is128BitVector())
4609     return false;
4610
4611   unsigned NumOps = VT.getVectorNumElements();
4612   if (NumOps != 2 && NumOps != 4 && NumOps != 8 && NumOps != 16)
4613     return false;
4614
4615   if (!isUndefOrEqual(Mask[0], 0))
4616     return false;
4617
4618   for (unsigned i = 1; i != NumOps; ++i)
4619     if (!(isUndefOrEqual(Mask[i], i+NumOps) ||
4620           (V2IsUndef && isUndefOrInRange(Mask[i], NumOps, NumOps*2)) ||
4621           (V2IsSplat && isUndefOrEqual(Mask[i], NumOps))))
4622       return false;
4623
4624   return true;
4625 }
4626
4627 /// isMOVSHDUPMask - Return true if the specified VECTOR_SHUFFLE operand
4628 /// specifies a shuffle of elements that is suitable for input to MOVSHDUP.
4629 /// Masks to match: <1, 1, 3, 3> or <1, 1, 3, 3, 5, 5, 7, 7>
4630 static bool isMOVSHDUPMask(ArrayRef<int> Mask, MVT VT,
4631                            const X86Subtarget *Subtarget) {
4632   if (!Subtarget->hasSSE3())
4633     return false;
4634
4635   unsigned NumElems = VT.getVectorNumElements();
4636
4637   if ((VT.is128BitVector() && NumElems != 4) ||
4638       (VT.is256BitVector() && NumElems != 8) ||
4639       (VT.is512BitVector() && NumElems != 16))
4640     return false;
4641
4642   // "i+1" is the value the indexed mask element must have
4643   for (unsigned i = 0; i != NumElems; i += 2)
4644     if (!isUndefOrEqual(Mask[i], i+1) ||
4645         !isUndefOrEqual(Mask[i+1], i+1))
4646       return false;
4647
4648   return true;
4649 }
4650
4651 /// isMOVSLDUPMask - Return true if the specified VECTOR_SHUFFLE operand
4652 /// specifies a shuffle of elements that is suitable for input to MOVSLDUP.
4653 /// Masks to match: <0, 0, 2, 2> or <0, 0, 2, 2, 4, 4, 6, 6>
4654 static bool isMOVSLDUPMask(ArrayRef<int> Mask, MVT VT,
4655                            const X86Subtarget *Subtarget) {
4656   if (!Subtarget->hasSSE3())
4657     return false;
4658
4659   unsigned NumElems = VT.getVectorNumElements();
4660
4661   if ((VT.is128BitVector() && NumElems != 4) ||
4662       (VT.is256BitVector() && NumElems != 8) ||
4663       (VT.is512BitVector() && NumElems != 16))
4664     return false;
4665
4666   // "i" is the value the indexed mask element must have
4667   for (unsigned i = 0; i != NumElems; i += 2)
4668     if (!isUndefOrEqual(Mask[i], i) ||
4669         !isUndefOrEqual(Mask[i+1], i))
4670       return false;
4671
4672   return true;
4673 }
4674
4675 /// isMOVDDUPYMask - Return true if the specified VECTOR_SHUFFLE operand
4676 /// specifies a shuffle of elements that is suitable for input to 256-bit
4677 /// version of MOVDDUP.
4678 static bool isMOVDDUPYMask(ArrayRef<int> Mask, MVT VT, bool HasFp256) {
4679   if (!HasFp256 || !VT.is256BitVector())
4680     return false;
4681
4682   unsigned NumElts = VT.getVectorNumElements();
4683   if (NumElts != 4)
4684     return false;
4685
4686   for (unsigned i = 0; i != NumElts/2; ++i)
4687     if (!isUndefOrEqual(Mask[i], 0))
4688       return false;
4689   for (unsigned i = NumElts/2; i != NumElts; ++i)
4690     if (!isUndefOrEqual(Mask[i], NumElts/2))
4691       return false;
4692   return true;
4693 }
4694
4695 /// isMOVDDUPMask - Return true if the specified VECTOR_SHUFFLE operand
4696 /// specifies a shuffle of elements that is suitable for input to 128-bit
4697 /// version of MOVDDUP.
4698 static bool isMOVDDUPMask(ArrayRef<int> Mask, MVT VT) {
4699   if (!VT.is128BitVector())
4700     return false;
4701
4702   unsigned e = VT.getVectorNumElements() / 2;
4703   for (unsigned i = 0; i != e; ++i)
4704     if (!isUndefOrEqual(Mask[i], i))
4705       return false;
4706   for (unsigned i = 0; i != e; ++i)
4707     if (!isUndefOrEqual(Mask[e+i], i))
4708       return false;
4709   return true;
4710 }
4711
4712 /// isVEXTRACTIndex - Return true if the specified
4713 /// EXTRACT_SUBVECTOR operand specifies a vector extract that is
4714 /// suitable for instruction that extract 128 or 256 bit vectors
4715 static bool isVEXTRACTIndex(SDNode *N, unsigned vecWidth) {
4716   assert((vecWidth == 128 || vecWidth == 256) && "Unexpected vector width");
4717   if (!isa<ConstantSDNode>(N->getOperand(1).getNode()))
4718     return false;
4719
4720   // The index should be aligned on a vecWidth-bit boundary.
4721   uint64_t Index =
4722     cast<ConstantSDNode>(N->getOperand(1).getNode())->getZExtValue();
4723
4724   MVT VT = N->getSimpleValueType(0);
4725   unsigned ElSize = VT.getVectorElementType().getSizeInBits();
4726   bool Result = (Index * ElSize) % vecWidth == 0;
4727
4728   return Result;
4729 }
4730
4731 /// isVINSERTIndex - Return true if the specified INSERT_SUBVECTOR
4732 /// operand specifies a subvector insert that is suitable for input to
4733 /// insertion of 128 or 256-bit subvectors
4734 static bool isVINSERTIndex(SDNode *N, unsigned vecWidth) {
4735   assert((vecWidth == 128 || vecWidth == 256) && "Unexpected vector width");
4736   if (!isa<ConstantSDNode>(N->getOperand(2).getNode()))
4737     return false;
4738   // The index should be aligned on a vecWidth-bit boundary.
4739   uint64_t Index =
4740     cast<ConstantSDNode>(N->getOperand(2).getNode())->getZExtValue();
4741
4742   MVT VT = N->getSimpleValueType(0);
4743   unsigned ElSize = VT.getVectorElementType().getSizeInBits();
4744   bool Result = (Index * ElSize) % vecWidth == 0;
4745
4746   return Result;
4747 }
4748
4749 bool X86::isVINSERT128Index(SDNode *N) {
4750   return isVINSERTIndex(N, 128);
4751 }
4752
4753 bool X86::isVINSERT256Index(SDNode *N) {
4754   return isVINSERTIndex(N, 256);
4755 }
4756
4757 bool X86::isVEXTRACT128Index(SDNode *N) {
4758   return isVEXTRACTIndex(N, 128);
4759 }
4760
4761 bool X86::isVEXTRACT256Index(SDNode *N) {
4762   return isVEXTRACTIndex(N, 256);
4763 }
4764
4765 /// getShuffleSHUFImmediate - Return the appropriate immediate to shuffle
4766 /// the specified VECTOR_SHUFFLE mask with PSHUF* and SHUFP* instructions.
4767 /// Handles 128-bit and 256-bit.
4768 static unsigned getShuffleSHUFImmediate(ShuffleVectorSDNode *N) {
4769   MVT VT = N->getSimpleValueType(0);
4770
4771   assert((VT.getSizeInBits() >= 128) &&
4772          "Unsupported vector type for PSHUF/SHUFP");
4773
4774   // Handle 128 and 256-bit vector lengths. AVX defines PSHUF/SHUFP to operate
4775   // independently on 128-bit lanes.
4776   unsigned NumElts = VT.getVectorNumElements();
4777   unsigned NumLanes = VT.getSizeInBits()/128;
4778   unsigned NumLaneElts = NumElts/NumLanes;
4779
4780   assert((NumLaneElts == 2 || NumLaneElts == 4 || NumLaneElts == 8) &&
4781          "Only supports 2, 4 or 8 elements per lane");
4782
4783   unsigned Shift = (NumLaneElts >= 4) ? 1 : 0;
4784   unsigned Mask = 0;
4785   for (unsigned i = 0; i != NumElts; ++i) {
4786     int Elt = N->getMaskElt(i);
4787     if (Elt < 0) continue;
4788     Elt &= NumLaneElts - 1;
4789     unsigned ShAmt = (i << Shift) % 8;
4790     Mask |= Elt << ShAmt;
4791   }
4792
4793   return Mask;
4794 }
4795
4796 /// getShufflePSHUFHWImmediate - Return the appropriate immediate to shuffle
4797 /// the specified VECTOR_SHUFFLE mask with the PSHUFHW instruction.
4798 static unsigned getShufflePSHUFHWImmediate(ShuffleVectorSDNode *N) {
4799   MVT VT = N->getSimpleValueType(0);
4800
4801   assert((VT == MVT::v8i16 || VT == MVT::v16i16) &&
4802          "Unsupported vector type for PSHUFHW");
4803
4804   unsigned NumElts = VT.getVectorNumElements();
4805
4806   unsigned Mask = 0;
4807   for (unsigned l = 0; l != NumElts; l += 8) {
4808     // 8 nodes per lane, but we only care about the last 4.
4809     for (unsigned i = 0; i < 4; ++i) {
4810       int Elt = N->getMaskElt(l+i+4);
4811       if (Elt < 0) continue;
4812       Elt &= 0x3; // only 2-bits.
4813       Mask |= Elt << (i * 2);
4814     }
4815   }
4816
4817   return Mask;
4818 }
4819
4820 /// getShufflePSHUFLWImmediate - Return the appropriate immediate to shuffle
4821 /// the specified VECTOR_SHUFFLE mask with the PSHUFLW instruction.
4822 static unsigned getShufflePSHUFLWImmediate(ShuffleVectorSDNode *N) {
4823   MVT VT = N->getSimpleValueType(0);
4824
4825   assert((VT == MVT::v8i16 || VT == MVT::v16i16) &&
4826          "Unsupported vector type for PSHUFHW");
4827
4828   unsigned NumElts = VT.getVectorNumElements();
4829
4830   unsigned Mask = 0;
4831   for (unsigned l = 0; l != NumElts; l += 8) {
4832     // 8 nodes per lane, but we only care about the first 4.
4833     for (unsigned i = 0; i < 4; ++i) {
4834       int Elt = N->getMaskElt(l+i);
4835       if (Elt < 0) continue;
4836       Elt &= 0x3; // only 2-bits
4837       Mask |= Elt << (i * 2);
4838     }
4839   }
4840
4841   return Mask;
4842 }
4843
4844 /// \brief Return the appropriate immediate to shuffle the specified
4845 /// VECTOR_SHUFFLE mask with the PALIGNR (if InterLane is false) or with
4846 /// VALIGN (if Interlane is true) instructions.
4847 static unsigned getShuffleAlignrImmediate(ShuffleVectorSDNode *SVOp,
4848                                            bool InterLane) {
4849   MVT VT = SVOp->getSimpleValueType(0);
4850   unsigned EltSize = InterLane ? 1 :
4851     VT.getVectorElementType().getSizeInBits() >> 3;
4852
4853   unsigned NumElts = VT.getVectorNumElements();
4854   unsigned NumLanes = VT.is512BitVector() ? 1 : VT.getSizeInBits()/128;
4855   unsigned NumLaneElts = NumElts/NumLanes;
4856
4857   int Val = 0;
4858   unsigned i;
4859   for (i = 0; i != NumElts; ++i) {
4860     Val = SVOp->getMaskElt(i);
4861     if (Val >= 0)
4862       break;
4863   }
4864   if (Val >= (int)NumElts)
4865     Val -= NumElts - NumLaneElts;
4866
4867   assert(Val - i > 0 && "PALIGNR imm should be positive");
4868   return (Val - i) * EltSize;
4869 }
4870
4871 /// \brief Return the appropriate immediate to shuffle the specified
4872 /// VECTOR_SHUFFLE mask with the PALIGNR instruction.
4873 static unsigned getShufflePALIGNRImmediate(ShuffleVectorSDNode *SVOp) {
4874   return getShuffleAlignrImmediate(SVOp, false);
4875 }
4876
4877 /// \brief Return the appropriate immediate to shuffle the specified
4878 /// VECTOR_SHUFFLE mask with the VALIGN instruction.
4879 static unsigned getShuffleVALIGNImmediate(ShuffleVectorSDNode *SVOp) {
4880   return getShuffleAlignrImmediate(SVOp, true);
4881 }
4882
4883
4884 static unsigned getExtractVEXTRACTImmediate(SDNode *N, unsigned vecWidth) {
4885   assert((vecWidth == 128 || vecWidth == 256) && "Unsupported vector width");
4886   if (!isa<ConstantSDNode>(N->getOperand(1).getNode()))
4887     llvm_unreachable("Illegal extract subvector for VEXTRACT");
4888
4889   uint64_t Index =
4890     cast<ConstantSDNode>(N->getOperand(1).getNode())->getZExtValue();
4891
4892   MVT VecVT = N->getOperand(0).getSimpleValueType();
4893   MVT ElVT = VecVT.getVectorElementType();
4894
4895   unsigned NumElemsPerChunk = vecWidth / ElVT.getSizeInBits();
4896   return Index / NumElemsPerChunk;
4897 }
4898
4899 static unsigned getInsertVINSERTImmediate(SDNode *N, unsigned vecWidth) {
4900   assert((vecWidth == 128 || vecWidth == 256) && "Unsupported vector width");
4901   if (!isa<ConstantSDNode>(N->getOperand(2).getNode()))
4902     llvm_unreachable("Illegal insert subvector for VINSERT");
4903
4904   uint64_t Index =
4905     cast<ConstantSDNode>(N->getOperand(2).getNode())->getZExtValue();
4906
4907   MVT VecVT = N->getSimpleValueType(0);
4908   MVT ElVT = VecVT.getVectorElementType();
4909
4910   unsigned NumElemsPerChunk = vecWidth / ElVT.getSizeInBits();
4911   return Index / NumElemsPerChunk;
4912 }
4913
4914 /// getExtractVEXTRACT128Immediate - Return the appropriate immediate
4915 /// to extract the specified EXTRACT_SUBVECTOR index with VEXTRACTF128
4916 /// and VINSERTI128 instructions.
4917 unsigned X86::getExtractVEXTRACT128Immediate(SDNode *N) {
4918   return getExtractVEXTRACTImmediate(N, 128);
4919 }
4920
4921 /// getExtractVEXTRACT256Immediate - Return the appropriate immediate
4922 /// to extract the specified EXTRACT_SUBVECTOR index with VEXTRACTF64x4
4923 /// and VINSERTI64x4 instructions.
4924 unsigned X86::getExtractVEXTRACT256Immediate(SDNode *N) {
4925   return getExtractVEXTRACTImmediate(N, 256);
4926 }
4927
4928 /// getInsertVINSERT128Immediate - Return the appropriate immediate
4929 /// to insert at the specified INSERT_SUBVECTOR index with VINSERTF128
4930 /// and VINSERTI128 instructions.
4931 unsigned X86::getInsertVINSERT128Immediate(SDNode *N) {
4932   return getInsertVINSERTImmediate(N, 128);
4933 }
4934
4935 /// getInsertVINSERT256Immediate - Return the appropriate immediate
4936 /// to insert at the specified INSERT_SUBVECTOR index with VINSERTF46x4
4937 /// and VINSERTI64x4 instructions.
4938 unsigned X86::getInsertVINSERT256Immediate(SDNode *N) {
4939   return getInsertVINSERTImmediate(N, 256);
4940 }
4941
4942 /// isZero - Returns true if Elt is a constant integer zero
4943 static bool isZero(SDValue V) {
4944   ConstantSDNode *C = dyn_cast<ConstantSDNode>(V);
4945   return C && C->isNullValue();
4946 }
4947
4948 /// isZeroNode - Returns true if Elt is a constant zero or a floating point
4949 /// constant +0.0.
4950 bool X86::isZeroNode(SDValue Elt) {
4951   if (isZero(Elt))
4952     return true;
4953   if (ConstantFPSDNode *CFP = dyn_cast<ConstantFPSDNode>(Elt))
4954     return CFP->getValueAPF().isPosZero();
4955   return false;
4956 }
4957
4958 /// ShouldXformToMOVHLPS - Return true if the node should be transformed to
4959 /// match movhlps. The lower half elements should come from upper half of
4960 /// V1 (and in order), and the upper half elements should come from the upper
4961 /// half of V2 (and in order).
4962 static bool ShouldXformToMOVHLPS(ArrayRef<int> Mask, MVT VT) {
4963   if (!VT.is128BitVector())
4964     return false;
4965   if (VT.getVectorNumElements() != 4)
4966     return false;
4967   for (unsigned i = 0, e = 2; i != e; ++i)
4968     if (!isUndefOrEqual(Mask[i], i+2))
4969       return false;
4970   for (unsigned i = 2; i != 4; ++i)
4971     if (!isUndefOrEqual(Mask[i], i+4))
4972       return false;
4973   return true;
4974 }
4975
4976 /// isScalarLoadToVector - Returns true if the node is a scalar load that
4977 /// is promoted to a vector. It also returns the LoadSDNode by reference if
4978 /// required.
4979 static bool isScalarLoadToVector(SDNode *N, LoadSDNode **LD = nullptr) {
4980   if (N->getOpcode() != ISD::SCALAR_TO_VECTOR)
4981     return false;
4982   N = N->getOperand(0).getNode();
4983   if (!ISD::isNON_EXTLoad(N))
4984     return false;
4985   if (LD)
4986     *LD = cast<LoadSDNode>(N);
4987   return true;
4988 }
4989
4990 // Test whether the given value is a vector value which will be legalized
4991 // into a load.
4992 static bool WillBeConstantPoolLoad(SDNode *N) {
4993   if (N->getOpcode() != ISD::BUILD_VECTOR)
4994     return false;
4995
4996   // Check for any non-constant elements.
4997   for (unsigned i = 0, e = N->getNumOperands(); i != e; ++i)
4998     switch (N->getOperand(i).getNode()->getOpcode()) {
4999     case ISD::UNDEF:
5000     case ISD::ConstantFP:
5001     case ISD::Constant:
5002       break;
5003     default:
5004       return false;
5005     }
5006
5007   // Vectors of all-zeros and all-ones are materialized with special
5008   // instructions rather than being loaded.
5009   return !ISD::isBuildVectorAllZeros(N) &&
5010          !ISD::isBuildVectorAllOnes(N);
5011 }
5012
5013 /// ShouldXformToMOVLP{S|D} - Return true if the node should be transformed to
5014 /// match movlp{s|d}. The lower half elements should come from lower half of
5015 /// V1 (and in order), and the upper half elements should come from the upper
5016 /// half of V2 (and in order). And since V1 will become the source of the
5017 /// MOVLP, it must be either a vector load or a scalar load to vector.
5018 static bool ShouldXformToMOVLP(SDNode *V1, SDNode *V2,
5019                                ArrayRef<int> Mask, MVT VT) {
5020   if (!VT.is128BitVector())
5021     return false;
5022
5023   if (!ISD::isNON_EXTLoad(V1) && !isScalarLoadToVector(V1))
5024     return false;
5025   // Is V2 is a vector load, don't do this transformation. We will try to use
5026   // load folding shufps op.
5027   if (ISD::isNON_EXTLoad(V2) || WillBeConstantPoolLoad(V2))
5028     return false;
5029
5030   unsigned NumElems = VT.getVectorNumElements();
5031
5032   if (NumElems != 2 && NumElems != 4)
5033     return false;
5034   for (unsigned i = 0, e = NumElems/2; i != e; ++i)
5035     if (!isUndefOrEqual(Mask[i], i))
5036       return false;
5037   for (unsigned i = NumElems/2, e = NumElems; i != e; ++i)
5038     if (!isUndefOrEqual(Mask[i], i+NumElems))
5039       return false;
5040   return true;
5041 }
5042
5043 /// isZeroShuffle - Returns true if N is a VECTOR_SHUFFLE that can be resolved
5044 /// to an zero vector.
5045 /// FIXME: move to dag combiner / method on ShuffleVectorSDNode
5046 static bool isZeroShuffle(ShuffleVectorSDNode *N) {
5047   SDValue V1 = N->getOperand(0);
5048   SDValue V2 = N->getOperand(1);
5049   unsigned NumElems = N->getValueType(0).getVectorNumElements();
5050   for (unsigned i = 0; i != NumElems; ++i) {
5051     int Idx = N->getMaskElt(i);
5052     if (Idx >= (int)NumElems) {
5053       unsigned Opc = V2.getOpcode();
5054       if (Opc == ISD::UNDEF || ISD::isBuildVectorAllZeros(V2.getNode()))
5055         continue;
5056       if (Opc != ISD::BUILD_VECTOR ||
5057           !X86::isZeroNode(V2.getOperand(Idx-NumElems)))
5058         return false;
5059     } else if (Idx >= 0) {
5060       unsigned Opc = V1.getOpcode();
5061       if (Opc == ISD::UNDEF || ISD::isBuildVectorAllZeros(V1.getNode()))
5062         continue;
5063       if (Opc != ISD::BUILD_VECTOR ||
5064           !X86::isZeroNode(V1.getOperand(Idx)))
5065         return false;
5066     }
5067   }
5068   return true;
5069 }
5070
5071 /// getZeroVector - Returns a vector of specified type with all zero elements.
5072 ///
5073 static SDValue getZeroVector(EVT VT, const X86Subtarget *Subtarget,
5074                              SelectionDAG &DAG, SDLoc dl) {
5075   assert(VT.isVector() && "Expected a vector type");
5076
5077   // Always build SSE zero vectors as <4 x i32> bitcasted
5078   // to their dest type. This ensures they get CSE'd.
5079   SDValue Vec;
5080   if (VT.is128BitVector()) {  // SSE
5081     if (Subtarget->hasSSE2()) {  // SSE2
5082       SDValue Cst = DAG.getTargetConstant(0, MVT::i32);
5083       Vec = DAG.getNode(ISD::BUILD_VECTOR, dl, MVT::v4i32, Cst, Cst, Cst, Cst);
5084     } else { // SSE1
5085       SDValue Cst = DAG.getTargetConstantFP(+0.0, MVT::f32);
5086       Vec = DAG.getNode(ISD::BUILD_VECTOR, dl, MVT::v4f32, Cst, Cst, Cst, Cst);
5087     }
5088   } else if (VT.is256BitVector()) { // AVX
5089     if (Subtarget->hasInt256()) { // AVX2
5090       SDValue Cst = DAG.getTargetConstant(0, MVT::i32);
5091       SDValue Ops[] = { Cst, Cst, Cst, Cst, Cst, Cst, Cst, Cst };
5092       Vec = DAG.getNode(ISD::BUILD_VECTOR, dl, MVT::v8i32, Ops);
5093     } else {
5094       // 256-bit logic and arithmetic instructions in AVX are all
5095       // floating-point, no support for integer ops. Emit fp zeroed vectors.
5096       SDValue Cst = DAG.getTargetConstantFP(+0.0, MVT::f32);
5097       SDValue Ops[] = { Cst, Cst, Cst, Cst, Cst, Cst, Cst, Cst };
5098       Vec = DAG.getNode(ISD::BUILD_VECTOR, dl, MVT::v8f32, Ops);
5099     }
5100   } else if (VT.is512BitVector()) { // AVX-512
5101       SDValue Cst = DAG.getTargetConstant(0, MVT::i32);
5102       SDValue Ops[] = { Cst, Cst, Cst, Cst, Cst, Cst, Cst, Cst,
5103                         Cst, Cst, Cst, Cst, Cst, Cst, Cst, Cst };
5104       Vec = DAG.getNode(ISD::BUILD_VECTOR, dl, MVT::v16i32, Ops);
5105   } else if (VT.getScalarType() == MVT::i1) {
5106     assert(VT.getVectorNumElements() <= 16 && "Unexpected vector type");
5107     SDValue Cst = DAG.getTargetConstant(0, MVT::i1);
5108     SmallVector<SDValue, 16> Ops(VT.getVectorNumElements(), Cst);
5109     return DAG.getNode(ISD::BUILD_VECTOR, dl, VT, Ops);
5110   } else
5111     llvm_unreachable("Unexpected vector type");
5112
5113   return DAG.getNode(ISD::BITCAST, dl, VT, Vec);
5114 }
5115
5116 /// getOnesVector - Returns a vector of specified type with all bits set.
5117 /// Always build ones vectors as <4 x i32> or <8 x i32>. For 256-bit types with
5118 /// no AVX2 supprt, use two <4 x i32> inserted in a <8 x i32> appropriately.
5119 /// Then bitcast to their original type, ensuring they get CSE'd.
5120 static SDValue getOnesVector(MVT VT, bool HasInt256, SelectionDAG &DAG,
5121                              SDLoc dl) {
5122   assert(VT.isVector() && "Expected a vector type");
5123
5124   SDValue Cst = DAG.getTargetConstant(~0U, MVT::i32);
5125   SDValue Vec;
5126   if (VT.is256BitVector()) {
5127     if (HasInt256) { // AVX2
5128       SDValue Ops[] = { Cst, Cst, Cst, Cst, Cst, Cst, Cst, Cst };
5129       Vec = DAG.getNode(ISD::BUILD_VECTOR, dl, MVT::v8i32, Ops);
5130     } else { // AVX
5131       Vec = DAG.getNode(ISD::BUILD_VECTOR, dl, MVT::v4i32, Cst, Cst, Cst, Cst);
5132       Vec = Concat128BitVectors(Vec, Vec, MVT::v8i32, 8, DAG, dl);
5133     }
5134   } else if (VT.is128BitVector()) {
5135     Vec = DAG.getNode(ISD::BUILD_VECTOR, dl, MVT::v4i32, Cst, Cst, Cst, Cst);
5136   } else
5137     llvm_unreachable("Unexpected vector type");
5138
5139   return DAG.getNode(ISD::BITCAST, dl, VT, Vec);
5140 }
5141
5142 /// NormalizeMask - V2 is a splat, modify the mask (if needed) so all elements
5143 /// that point to V2 points to its first element.
5144 static void NormalizeMask(SmallVectorImpl<int> &Mask, unsigned NumElems) {
5145   for (unsigned i = 0; i != NumElems; ++i) {
5146     if (Mask[i] > (int)NumElems) {
5147       Mask[i] = NumElems;
5148     }
5149   }
5150 }
5151
5152 /// getMOVLMask - Returns a vector_shuffle mask for an movs{s|d}, movd
5153 /// operation of specified width.
5154 static SDValue getMOVL(SelectionDAG &DAG, SDLoc dl, EVT VT, SDValue V1,
5155                        SDValue V2) {
5156   unsigned NumElems = VT.getVectorNumElements();
5157   SmallVector<int, 8> Mask;
5158   Mask.push_back(NumElems);
5159   for (unsigned i = 1; i != NumElems; ++i)
5160     Mask.push_back(i);
5161   return DAG.getVectorShuffle(VT, dl, V1, V2, &Mask[0]);
5162 }
5163
5164 /// getUnpackl - Returns a vector_shuffle node for an unpackl operation.
5165 static SDValue getUnpackl(SelectionDAG &DAG, SDLoc dl, MVT VT, SDValue V1,
5166                           SDValue V2) {
5167   unsigned NumElems = VT.getVectorNumElements();
5168   SmallVector<int, 8> Mask;
5169   for (unsigned i = 0, e = NumElems/2; i != e; ++i) {
5170     Mask.push_back(i);
5171     Mask.push_back(i + NumElems);
5172   }
5173   return DAG.getVectorShuffle(VT, dl, V1, V2, &Mask[0]);
5174 }
5175
5176 /// getUnpackh - Returns a vector_shuffle node for an unpackh operation.
5177 static SDValue getUnpackh(SelectionDAG &DAG, SDLoc dl, MVT VT, SDValue V1,
5178                           SDValue V2) {
5179   unsigned NumElems = VT.getVectorNumElements();
5180   SmallVector<int, 8> Mask;
5181   for (unsigned i = 0, Half = NumElems/2; i != Half; ++i) {
5182     Mask.push_back(i + Half);
5183     Mask.push_back(i + NumElems + Half);
5184   }
5185   return DAG.getVectorShuffle(VT, dl, V1, V2, &Mask[0]);
5186 }
5187
5188 // PromoteSplati8i16 - All i16 and i8 vector types can't be used directly by
5189 // a generic shuffle instruction because the target has no such instructions.
5190 // Generate shuffles which repeat i16 and i8 several times until they can be
5191 // represented by v4f32 and then be manipulated by target suported shuffles.
5192 static SDValue PromoteSplati8i16(SDValue V, SelectionDAG &DAG, int &EltNo) {
5193   MVT VT = V.getSimpleValueType();
5194   int NumElems = VT.getVectorNumElements();
5195   SDLoc dl(V);
5196
5197   while (NumElems > 4) {
5198     if (EltNo < NumElems/2) {
5199       V = getUnpackl(DAG, dl, VT, V, V);
5200     } else {
5201       V = getUnpackh(DAG, dl, VT, V, V);
5202       EltNo -= NumElems/2;
5203     }
5204     NumElems >>= 1;
5205   }
5206   return V;
5207 }
5208
5209 /// getLegalSplat - Generate a legal splat with supported x86 shuffles
5210 static SDValue getLegalSplat(SelectionDAG &DAG, SDValue V, int EltNo) {
5211   MVT VT = V.getSimpleValueType();
5212   SDLoc dl(V);
5213
5214   if (VT.is128BitVector()) {
5215     V = DAG.getNode(ISD::BITCAST, dl, MVT::v4f32, V);
5216     int SplatMask[4] = { EltNo, EltNo, EltNo, EltNo };
5217     V = DAG.getVectorShuffle(MVT::v4f32, dl, V, DAG.getUNDEF(MVT::v4f32),
5218                              &SplatMask[0]);
5219   } else if (VT.is256BitVector()) {
5220     // To use VPERMILPS to splat scalars, the second half of indicies must
5221     // refer to the higher part, which is a duplication of the lower one,
5222     // because VPERMILPS can only handle in-lane permutations.
5223     int SplatMask[8] = { EltNo, EltNo, EltNo, EltNo,
5224                          EltNo+4, EltNo+4, EltNo+4, EltNo+4 };
5225
5226     V = DAG.getNode(ISD::BITCAST, dl, MVT::v8f32, V);
5227     V = DAG.getVectorShuffle(MVT::v8f32, dl, V, DAG.getUNDEF(MVT::v8f32),
5228                              &SplatMask[0]);
5229   } else
5230     llvm_unreachable("Vector size not supported");
5231
5232   return DAG.getNode(ISD::BITCAST, dl, VT, V);
5233 }
5234
5235 /// PromoteSplat - Splat is promoted to target supported vector shuffles.
5236 static SDValue PromoteSplat(ShuffleVectorSDNode *SV, SelectionDAG &DAG) {
5237   MVT SrcVT = SV->getSimpleValueType(0);
5238   SDValue V1 = SV->getOperand(0);
5239   SDLoc dl(SV);
5240
5241   int EltNo = SV->getSplatIndex();
5242   int NumElems = SrcVT.getVectorNumElements();
5243   bool Is256BitVec = SrcVT.is256BitVector();
5244
5245   assert(((SrcVT.is128BitVector() && NumElems > 4) || Is256BitVec) &&
5246          "Unknown how to promote splat for type");
5247
5248   // Extract the 128-bit part containing the splat element and update
5249   // the splat element index when it refers to the higher register.
5250   if (Is256BitVec) {
5251     V1 = Extract128BitVector(V1, EltNo, DAG, dl);
5252     if (EltNo >= NumElems/2)
5253       EltNo -= NumElems/2;
5254   }
5255
5256   // All i16 and i8 vector types can't be used directly by a generic shuffle
5257   // instruction because the target has no such instruction. Generate shuffles
5258   // which repeat i16 and i8 several times until they fit in i32, and then can
5259   // be manipulated by target suported shuffles.
5260   MVT EltVT = SrcVT.getVectorElementType();
5261   if (EltVT == MVT::i8 || EltVT == MVT::i16)
5262     V1 = PromoteSplati8i16(V1, DAG, EltNo);
5263
5264   // Recreate the 256-bit vector and place the same 128-bit vector
5265   // into the low and high part. This is necessary because we want
5266   // to use VPERM* to shuffle the vectors
5267   if (Is256BitVec) {
5268     V1 = DAG.getNode(ISD::CONCAT_VECTORS, dl, SrcVT, V1, V1);
5269   }
5270
5271   return getLegalSplat(DAG, V1, EltNo);
5272 }
5273
5274 /// getShuffleVectorZeroOrUndef - Return a vector_shuffle of the specified
5275 /// vector of zero or undef vector.  This produces a shuffle where the low
5276 /// element of V2 is swizzled into the zero/undef vector, landing at element
5277 /// Idx.  This produces a shuffle mask like 4,1,2,3 (idx=0) or  0,1,2,4 (idx=3).
5278 static SDValue getShuffleVectorZeroOrUndef(SDValue V2, unsigned Idx,
5279                                            bool IsZero,
5280                                            const X86Subtarget *Subtarget,
5281                                            SelectionDAG &DAG) {
5282   MVT VT = V2.getSimpleValueType();
5283   SDValue V1 = IsZero
5284     ? getZeroVector(VT, Subtarget, DAG, SDLoc(V2)) : DAG.getUNDEF(VT);
5285   unsigned NumElems = VT.getVectorNumElements();
5286   SmallVector<int, 16> MaskVec;
5287   for (unsigned i = 0; i != NumElems; ++i)
5288     // If this is the insertion idx, put the low elt of V2 here.
5289     MaskVec.push_back(i == Idx ? NumElems : i);
5290   return DAG.getVectorShuffle(VT, SDLoc(V2), V1, V2, &MaskVec[0]);
5291 }
5292
5293 /// getTargetShuffleMask - Calculates the shuffle mask corresponding to the
5294 /// target specific opcode. Returns true if the Mask could be calculated. Sets
5295 /// IsUnary to true if only uses one source. Note that this will set IsUnary for
5296 /// shuffles which use a single input multiple times, and in those cases it will
5297 /// adjust the mask to only have indices within that single input.
5298 static bool getTargetShuffleMask(SDNode *N, MVT VT,
5299                                  SmallVectorImpl<int> &Mask, bool &IsUnary) {
5300   unsigned NumElems = VT.getVectorNumElements();
5301   SDValue ImmN;
5302
5303   IsUnary = false;
5304   bool IsFakeUnary = false;
5305   switch(N->getOpcode()) {
5306   case X86ISD::SHUFP:
5307     ImmN = N->getOperand(N->getNumOperands()-1);
5308     DecodeSHUFPMask(VT, cast<ConstantSDNode>(ImmN)->getZExtValue(), Mask);
5309     IsUnary = IsFakeUnary = N->getOperand(0) == N->getOperand(1);
5310     break;
5311   case X86ISD::UNPCKH:
5312     DecodeUNPCKHMask(VT, Mask);
5313     IsUnary = IsFakeUnary = N->getOperand(0) == N->getOperand(1);
5314     break;
5315   case X86ISD::UNPCKL:
5316     DecodeUNPCKLMask(VT, Mask);
5317     IsUnary = IsFakeUnary = N->getOperand(0) == N->getOperand(1);
5318     break;
5319   case X86ISD::MOVHLPS:
5320     DecodeMOVHLPSMask(NumElems, Mask);
5321     IsUnary = IsFakeUnary = N->getOperand(0) == N->getOperand(1);
5322     break;
5323   case X86ISD::MOVLHPS:
5324     DecodeMOVLHPSMask(NumElems, Mask);
5325     IsUnary = IsFakeUnary = N->getOperand(0) == N->getOperand(1);
5326     break;
5327   case X86ISD::PALIGNR:
5328     ImmN = N->getOperand(N->getNumOperands()-1);
5329     DecodePALIGNRMask(VT, cast<ConstantSDNode>(ImmN)->getZExtValue(), Mask);
5330     break;
5331   case X86ISD::PSHUFD:
5332   case X86ISD::VPERMILP:
5333     ImmN = N->getOperand(N->getNumOperands()-1);
5334     DecodePSHUFMask(VT, cast<ConstantSDNode>(ImmN)->getZExtValue(), Mask);
5335     IsUnary = true;
5336     break;
5337   case X86ISD::PSHUFHW:
5338     ImmN = N->getOperand(N->getNumOperands()-1);
5339     DecodePSHUFHWMask(VT, cast<ConstantSDNode>(ImmN)->getZExtValue(), Mask);
5340     IsUnary = true;
5341     break;
5342   case X86ISD::PSHUFLW:
5343     ImmN = N->getOperand(N->getNumOperands()-1);
5344     DecodePSHUFLWMask(VT, cast<ConstantSDNode>(ImmN)->getZExtValue(), Mask);
5345     IsUnary = true;
5346     break;
5347   case X86ISD::PSHUFB: {
5348     IsUnary = true;
5349     SDValue MaskNode = N->getOperand(1);
5350     while (MaskNode->getOpcode() == ISD::BITCAST)
5351       MaskNode = MaskNode->getOperand(0);
5352
5353     if (MaskNode->getOpcode() == ISD::BUILD_VECTOR) {
5354       // If we have a build-vector, then things are easy.
5355       EVT VT = MaskNode.getValueType();
5356       assert(VT.isVector() &&
5357              "Can't produce a non-vector with a build_vector!");
5358       if (!VT.isInteger())
5359         return false;
5360
5361       int NumBytesPerElement = VT.getVectorElementType().getSizeInBits() / 8;
5362
5363       SmallVector<uint64_t, 32> RawMask;
5364       for (int i = 0, e = MaskNode->getNumOperands(); i < e; ++i) {
5365         auto *CN = dyn_cast<ConstantSDNode>(MaskNode->getOperand(i));
5366         if (!CN)
5367           return false;
5368         APInt MaskElement = CN->getAPIntValue();
5369
5370         // We now have to decode the element which could be any integer size and
5371         // extract each byte of it.
5372         for (int j = 0; j < NumBytesPerElement; ++j) {
5373           // Note that this is x86 and so always little endian: the low byte is
5374           // the first byte of the mask.
5375           RawMask.push_back(MaskElement.getLoBits(8).getZExtValue());
5376           MaskElement = MaskElement.lshr(8);
5377         }
5378       }
5379       DecodePSHUFBMask(RawMask, Mask);
5380       break;
5381     }
5382
5383     auto *MaskLoad = dyn_cast<LoadSDNode>(MaskNode);
5384     if (!MaskLoad)
5385       return false;
5386
5387     SDValue Ptr = MaskLoad->getBasePtr();
5388     if (Ptr->getOpcode() == X86ISD::Wrapper)
5389       Ptr = Ptr->getOperand(0);
5390
5391     auto *MaskCP = dyn_cast<ConstantPoolSDNode>(Ptr);
5392     if (!MaskCP || MaskCP->isMachineConstantPoolEntry())
5393       return false;
5394
5395     if (auto *C = dyn_cast<ConstantDataSequential>(MaskCP->getConstVal())) {
5396       // FIXME: Support AVX-512 here.
5397       if (!C->getType()->isVectorTy() ||
5398           (C->getNumElements() != 16 && C->getNumElements() != 32))
5399         return false;
5400
5401       assert(C->getType()->isVectorTy() && "Expected a vector constant.");
5402       DecodePSHUFBMask(C, Mask);
5403       break;
5404     }
5405
5406     return false;
5407   }
5408   case X86ISD::VPERMI:
5409     ImmN = N->getOperand(N->getNumOperands()-1);
5410     DecodeVPERMMask(cast<ConstantSDNode>(ImmN)->getZExtValue(), Mask);
5411     IsUnary = true;
5412     break;
5413   case X86ISD::MOVSS:
5414   case X86ISD::MOVSD: {
5415     // The index 0 always comes from the first element of the second source,
5416     // this is why MOVSS and MOVSD are used in the first place. The other
5417     // elements come from the other positions of the first source vector
5418     Mask.push_back(NumElems);
5419     for (unsigned i = 1; i != NumElems; ++i) {
5420       Mask.push_back(i);
5421     }
5422     break;
5423   }
5424   case X86ISD::VPERM2X128:
5425     ImmN = N->getOperand(N->getNumOperands()-1);
5426     DecodeVPERM2X128Mask(VT, cast<ConstantSDNode>(ImmN)->getZExtValue(), Mask);
5427     if (Mask.empty()) return false;
5428     break;
5429   case X86ISD::MOVDDUP:
5430   case X86ISD::MOVLHPD:
5431   case X86ISD::MOVLPD:
5432   case X86ISD::MOVLPS:
5433   case X86ISD::MOVSHDUP:
5434   case X86ISD::MOVSLDUP:
5435     // Not yet implemented
5436     return false;
5437   default: llvm_unreachable("unknown target shuffle node");
5438   }
5439
5440   // If we have a fake unary shuffle, the shuffle mask is spread across two
5441   // inputs that are actually the same node. Re-map the mask to always point
5442   // into the first input.
5443   if (IsFakeUnary)
5444     for (int &M : Mask)
5445       if (M >= (int)Mask.size())
5446         M -= Mask.size();
5447
5448   return true;
5449 }
5450
5451 /// getShuffleScalarElt - Returns the scalar element that will make up the ith
5452 /// element of the result of the vector shuffle.
5453 static SDValue getShuffleScalarElt(SDNode *N, unsigned Index, SelectionDAG &DAG,
5454                                    unsigned Depth) {
5455   if (Depth == 6)
5456     return SDValue();  // Limit search depth.
5457
5458   SDValue V = SDValue(N, 0);
5459   EVT VT = V.getValueType();
5460   unsigned Opcode = V.getOpcode();
5461
5462   // Recurse into ISD::VECTOR_SHUFFLE node to find scalars.
5463   if (const ShuffleVectorSDNode *SV = dyn_cast<ShuffleVectorSDNode>(N)) {
5464     int Elt = SV->getMaskElt(Index);
5465
5466     if (Elt < 0)
5467       return DAG.getUNDEF(VT.getVectorElementType());
5468
5469     unsigned NumElems = VT.getVectorNumElements();
5470     SDValue NewV = (Elt < (int)NumElems) ? SV->getOperand(0)
5471                                          : SV->getOperand(1);
5472     return getShuffleScalarElt(NewV.getNode(), Elt % NumElems, DAG, Depth+1);
5473   }
5474
5475   // Recurse into target specific vector shuffles to find scalars.
5476   if (isTargetShuffle(Opcode)) {
5477     MVT ShufVT = V.getSimpleValueType();
5478     unsigned NumElems = ShufVT.getVectorNumElements();
5479     SmallVector<int, 16> ShuffleMask;
5480     bool IsUnary;
5481
5482     if (!getTargetShuffleMask(N, ShufVT, ShuffleMask, IsUnary))
5483       return SDValue();
5484
5485     int Elt = ShuffleMask[Index];
5486     if (Elt < 0)
5487       return DAG.getUNDEF(ShufVT.getVectorElementType());
5488
5489     SDValue NewV = (Elt < (int)NumElems) ? N->getOperand(0)
5490                                          : N->getOperand(1);
5491     return getShuffleScalarElt(NewV.getNode(), Elt % NumElems, DAG,
5492                                Depth+1);
5493   }
5494
5495   // Actual nodes that may contain scalar elements
5496   if (Opcode == ISD::BITCAST) {
5497     V = V.getOperand(0);
5498     EVT SrcVT = V.getValueType();
5499     unsigned NumElems = VT.getVectorNumElements();
5500
5501     if (!SrcVT.isVector() || SrcVT.getVectorNumElements() != NumElems)
5502       return SDValue();
5503   }
5504
5505   if (V.getOpcode() == ISD::SCALAR_TO_VECTOR)
5506     return (Index == 0) ? V.getOperand(0)
5507                         : DAG.getUNDEF(VT.getVectorElementType());
5508
5509   if (V.getOpcode() == ISD::BUILD_VECTOR)
5510     return V.getOperand(Index);
5511
5512   return SDValue();
5513 }
5514
5515 /// getNumOfConsecutiveZeros - Return the number of elements of a vector
5516 /// shuffle operation which come from a consecutively from a zero. The
5517 /// search can start in two different directions, from left or right.
5518 /// We count undefs as zeros until PreferredNum is reached.
5519 static unsigned getNumOfConsecutiveZeros(ShuffleVectorSDNode *SVOp,
5520                                          unsigned NumElems, bool ZerosFromLeft,
5521                                          SelectionDAG &DAG,
5522                                          unsigned PreferredNum = -1U) {
5523   unsigned NumZeros = 0;
5524   for (unsigned i = 0; i != NumElems; ++i) {
5525     unsigned Index = ZerosFromLeft ? i : NumElems - i - 1;
5526     SDValue Elt = getShuffleScalarElt(SVOp, Index, DAG, 0);
5527     if (!Elt.getNode())
5528       break;
5529
5530     if (X86::isZeroNode(Elt))
5531       ++NumZeros;
5532     else if (Elt.getOpcode() == ISD::UNDEF) // Undef as zero up to PreferredNum.
5533       NumZeros = std::min(NumZeros + 1, PreferredNum);
5534     else
5535       break;
5536   }
5537
5538   return NumZeros;
5539 }
5540
5541 /// isShuffleMaskConsecutive - Check if the shuffle mask indicies [MaskI, MaskE)
5542 /// correspond consecutively to elements from one of the vector operands,
5543 /// starting from its index OpIdx. Also tell OpNum which source vector operand.
5544 static
5545 bool isShuffleMaskConsecutive(ShuffleVectorSDNode *SVOp,
5546                               unsigned MaskI, unsigned MaskE, unsigned OpIdx,
5547                               unsigned NumElems, unsigned &OpNum) {
5548   bool SeenV1 = false;
5549   bool SeenV2 = false;
5550
5551   for (unsigned i = MaskI; i != MaskE; ++i, ++OpIdx) {
5552     int Idx = SVOp->getMaskElt(i);
5553     // Ignore undef indicies
5554     if (Idx < 0)
5555       continue;
5556
5557     if (Idx < (int)NumElems)
5558       SeenV1 = true;
5559     else
5560       SeenV2 = true;
5561
5562     // Only accept consecutive elements from the same vector
5563     if ((Idx % NumElems != OpIdx) || (SeenV1 && SeenV2))
5564       return false;
5565   }
5566
5567   OpNum = SeenV1 ? 0 : 1;
5568   return true;
5569 }
5570
5571 /// isVectorShiftRight - Returns true if the shuffle can be implemented as a
5572 /// logical left shift of a vector.
5573 static bool isVectorShiftRight(ShuffleVectorSDNode *SVOp, SelectionDAG &DAG,
5574                                bool &isLeft, SDValue &ShVal, unsigned &ShAmt) {
5575   unsigned NumElems =
5576     SVOp->getSimpleValueType(0).getVectorNumElements();
5577   unsigned NumZeros = getNumOfConsecutiveZeros(
5578       SVOp, NumElems, false /* check zeros from right */, DAG,
5579       SVOp->getMaskElt(0));
5580   unsigned OpSrc;
5581
5582   if (!NumZeros)
5583     return false;
5584
5585   // Considering the elements in the mask that are not consecutive zeros,
5586   // check if they consecutively come from only one of the source vectors.
5587   //
5588   //               V1 = {X, A, B, C}     0
5589   //                         \  \  \    /
5590   //   vector_shuffle V1, V2 <1, 2, 3, X>
5591   //
5592   if (!isShuffleMaskConsecutive(SVOp,
5593             0,                   // Mask Start Index
5594             NumElems-NumZeros,   // Mask End Index(exclusive)
5595             NumZeros,            // Where to start looking in the src vector
5596             NumElems,            // Number of elements in vector
5597             OpSrc))              // Which source operand ?
5598     return false;
5599
5600   isLeft = false;
5601   ShAmt = NumZeros;
5602   ShVal = SVOp->getOperand(OpSrc);
5603   return true;
5604 }
5605
5606 /// isVectorShiftLeft - Returns true if the shuffle can be implemented as a
5607 /// logical left shift of a vector.
5608 static bool isVectorShiftLeft(ShuffleVectorSDNode *SVOp, SelectionDAG &DAG,
5609                               bool &isLeft, SDValue &ShVal, unsigned &ShAmt) {
5610   unsigned NumElems =
5611     SVOp->getSimpleValueType(0).getVectorNumElements();
5612   unsigned NumZeros = getNumOfConsecutiveZeros(
5613       SVOp, NumElems, true /* check zeros from left */, DAG,
5614       NumElems - SVOp->getMaskElt(NumElems - 1) - 1);
5615   unsigned OpSrc;
5616
5617   if (!NumZeros)
5618     return false;
5619
5620   // Considering the elements in the mask that are not consecutive zeros,
5621   // check if they consecutively come from only one of the source vectors.
5622   //
5623   //                           0    { A, B, X, X } = V2
5624   //                          / \    /  /
5625   //   vector_shuffle V1, V2 <X, X, 4, 5>
5626   //
5627   if (!isShuffleMaskConsecutive(SVOp,
5628             NumZeros,     // Mask Start Index
5629             NumElems,     // Mask End Index(exclusive)
5630             0,            // Where to start looking in the src vector
5631             NumElems,     // Number of elements in vector
5632             OpSrc))       // Which source operand ?
5633     return false;
5634
5635   isLeft = true;
5636   ShAmt = NumZeros;
5637   ShVal = SVOp->getOperand(OpSrc);
5638   return true;
5639 }
5640
5641 /// isVectorShift - Returns true if the shuffle can be implemented as a
5642 /// logical left or right shift of a vector.
5643 static bool isVectorShift(ShuffleVectorSDNode *SVOp, SelectionDAG &DAG,
5644                           bool &isLeft, SDValue &ShVal, unsigned &ShAmt) {
5645   // Although the logic below support any bitwidth size, there are no
5646   // shift instructions which handle more than 128-bit vectors.
5647   if (!SVOp->getSimpleValueType(0).is128BitVector())
5648     return false;
5649
5650   if (isVectorShiftLeft(SVOp, DAG, isLeft, ShVal, ShAmt) ||
5651       isVectorShiftRight(SVOp, DAG, isLeft, ShVal, ShAmt))
5652     return true;
5653
5654   return false;
5655 }
5656
5657 /// LowerBuildVectorv16i8 - Custom lower build_vector of v16i8.
5658 ///
5659 static SDValue LowerBuildVectorv16i8(SDValue Op, unsigned NonZeros,
5660                                        unsigned NumNonZero, unsigned NumZero,
5661                                        SelectionDAG &DAG,
5662                                        const X86Subtarget* Subtarget,
5663                                        const TargetLowering &TLI) {
5664   if (NumNonZero > 8)
5665     return SDValue();
5666
5667   SDLoc dl(Op);
5668   SDValue V;
5669   bool First = true;
5670   for (unsigned i = 0; i < 16; ++i) {
5671     bool ThisIsNonZero = (NonZeros & (1 << i)) != 0;
5672     if (ThisIsNonZero && First) {
5673       if (NumZero)
5674         V = getZeroVector(MVT::v8i16, Subtarget, DAG, dl);
5675       else
5676         V = DAG.getUNDEF(MVT::v8i16);
5677       First = false;
5678     }
5679
5680     if ((i & 1) != 0) {
5681       SDValue ThisElt, LastElt;
5682       bool LastIsNonZero = (NonZeros & (1 << (i-1))) != 0;
5683       if (LastIsNonZero) {
5684         LastElt = DAG.getNode(ISD::ZERO_EXTEND, dl,
5685                               MVT::i16, Op.getOperand(i-1));
5686       }
5687       if (ThisIsNonZero) {
5688         ThisElt = DAG.getNode(ISD::ZERO_EXTEND, dl, MVT::i16, Op.getOperand(i));
5689         ThisElt = DAG.getNode(ISD::SHL, dl, MVT::i16,
5690                               ThisElt, DAG.getConstant(8, MVT::i8));
5691         if (LastIsNonZero)
5692           ThisElt = DAG.getNode(ISD::OR, dl, MVT::i16, ThisElt, LastElt);
5693       } else
5694         ThisElt = LastElt;
5695
5696       if (ThisElt.getNode())
5697         V = DAG.getNode(ISD::INSERT_VECTOR_ELT, dl, MVT::v8i16, V, ThisElt,
5698                         DAG.getIntPtrConstant(i/2));
5699     }
5700   }
5701
5702   return DAG.getNode(ISD::BITCAST, dl, MVT::v16i8, V);
5703 }
5704
5705 /// LowerBuildVectorv8i16 - Custom lower build_vector of v8i16.
5706 ///
5707 static SDValue LowerBuildVectorv8i16(SDValue Op, unsigned NonZeros,
5708                                      unsigned NumNonZero, unsigned NumZero,
5709                                      SelectionDAG &DAG,
5710                                      const X86Subtarget* Subtarget,
5711                                      const TargetLowering &TLI) {
5712   if (NumNonZero > 4)
5713     return SDValue();
5714
5715   SDLoc dl(Op);
5716   SDValue V;
5717   bool First = true;
5718   for (unsigned i = 0; i < 8; ++i) {
5719     bool isNonZero = (NonZeros & (1 << i)) != 0;
5720     if (isNonZero) {
5721       if (First) {
5722         if (NumZero)
5723           V = getZeroVector(MVT::v8i16, Subtarget, DAG, dl);
5724         else
5725           V = DAG.getUNDEF(MVT::v8i16);
5726         First = false;
5727       }
5728       V = DAG.getNode(ISD::INSERT_VECTOR_ELT, dl,
5729                       MVT::v8i16, V, Op.getOperand(i),
5730                       DAG.getIntPtrConstant(i));
5731     }
5732   }
5733
5734   return V;
5735 }
5736
5737 /// LowerBuildVectorv4x32 - Custom lower build_vector of v4i32 or v4f32.
5738 static SDValue LowerBuildVectorv4x32(SDValue Op, unsigned NumElems,
5739                                      unsigned NonZeros, unsigned NumNonZero,
5740                                      unsigned NumZero, SelectionDAG &DAG,
5741                                      const X86Subtarget *Subtarget,
5742                                      const TargetLowering &TLI) {
5743   // We know there's at least one non-zero element
5744   unsigned FirstNonZeroIdx = 0;
5745   SDValue FirstNonZero = Op->getOperand(FirstNonZeroIdx);
5746   while (FirstNonZero.getOpcode() == ISD::UNDEF ||
5747          X86::isZeroNode(FirstNonZero)) {
5748     ++FirstNonZeroIdx;
5749     FirstNonZero = Op->getOperand(FirstNonZeroIdx);
5750   }
5751
5752   if (FirstNonZero.getOpcode() != ISD::EXTRACT_VECTOR_ELT ||
5753       !isa<ConstantSDNode>(FirstNonZero.getOperand(1)))
5754     return SDValue();
5755
5756   SDValue V = FirstNonZero.getOperand(0);
5757   MVT VVT = V.getSimpleValueType();
5758   if (!Subtarget->hasSSE41() || (VVT != MVT::v4f32 && VVT != MVT::v4i32))
5759     return SDValue();
5760
5761   unsigned FirstNonZeroDst =
5762       cast<ConstantSDNode>(FirstNonZero.getOperand(1))->getZExtValue();
5763   unsigned CorrectIdx = FirstNonZeroDst == FirstNonZeroIdx;
5764   unsigned IncorrectIdx = CorrectIdx ? -1U : FirstNonZeroIdx;
5765   unsigned IncorrectDst = CorrectIdx ? -1U : FirstNonZeroDst;
5766
5767   for (unsigned Idx = FirstNonZeroIdx + 1; Idx < NumElems; ++Idx) {
5768     SDValue Elem = Op.getOperand(Idx);
5769     if (Elem.getOpcode() == ISD::UNDEF || X86::isZeroNode(Elem))
5770       continue;
5771
5772     // TODO: What else can be here? Deal with it.
5773     if (Elem.getOpcode() != ISD::EXTRACT_VECTOR_ELT)
5774       return SDValue();
5775
5776     // TODO: Some optimizations are still possible here
5777     // ex: Getting one element from a vector, and the rest from another.
5778     if (Elem.getOperand(0) != V)
5779       return SDValue();
5780
5781     unsigned Dst = cast<ConstantSDNode>(Elem.getOperand(1))->getZExtValue();
5782     if (Dst == Idx)
5783       ++CorrectIdx;
5784     else if (IncorrectIdx == -1U) {
5785       IncorrectIdx = Idx;
5786       IncorrectDst = Dst;
5787     } else
5788       // There was already one element with an incorrect index.
5789       // We can't optimize this case to an insertps.
5790       return SDValue();
5791   }
5792
5793   if (NumNonZero == CorrectIdx || NumNonZero == CorrectIdx + 1) {
5794     SDLoc dl(Op);
5795     EVT VT = Op.getSimpleValueType();
5796     unsigned ElementMoveMask = 0;
5797     if (IncorrectIdx == -1U)
5798       ElementMoveMask = FirstNonZeroIdx << 6 | FirstNonZeroIdx << 4;
5799     else
5800       ElementMoveMask = IncorrectDst << 6 | IncorrectIdx << 4;
5801
5802     SDValue InsertpsMask =
5803         DAG.getIntPtrConstant(ElementMoveMask | (~NonZeros & 0xf));
5804     return DAG.getNode(X86ISD::INSERTPS, dl, VT, V, V, InsertpsMask);
5805   }
5806
5807   return SDValue();
5808 }
5809
5810 /// getVShift - Return a vector logical shift node.
5811 ///
5812 static SDValue getVShift(bool isLeft, EVT VT, SDValue SrcOp,
5813                          unsigned NumBits, SelectionDAG &DAG,
5814                          const TargetLowering &TLI, SDLoc dl) {
5815   assert(VT.is128BitVector() && "Unknown type for VShift");
5816   EVT ShVT = MVT::v2i64;
5817   unsigned Opc = isLeft ? X86ISD::VSHLDQ : X86ISD::VSRLDQ;
5818   SrcOp = DAG.getNode(ISD::BITCAST, dl, ShVT, SrcOp);
5819   return DAG.getNode(ISD::BITCAST, dl, VT,
5820                      DAG.getNode(Opc, dl, ShVT, SrcOp,
5821                              DAG.getConstant(NumBits,
5822                                   TLI.getScalarShiftAmountTy(SrcOp.getValueType()))));
5823 }
5824
5825 static SDValue
5826 LowerAsSplatVectorLoad(SDValue SrcOp, MVT VT, SDLoc dl, SelectionDAG &DAG) {
5827
5828   // Check if the scalar load can be widened into a vector load. And if
5829   // the address is "base + cst" see if the cst can be "absorbed" into
5830   // the shuffle mask.
5831   if (LoadSDNode *LD = dyn_cast<LoadSDNode>(SrcOp)) {
5832     SDValue Ptr = LD->getBasePtr();
5833     if (!ISD::isNormalLoad(LD) || LD->isVolatile())
5834       return SDValue();
5835     EVT PVT = LD->getValueType(0);
5836     if (PVT != MVT::i32 && PVT != MVT::f32)
5837       return SDValue();
5838
5839     int FI = -1;
5840     int64_t Offset = 0;
5841     if (FrameIndexSDNode *FINode = dyn_cast<FrameIndexSDNode>(Ptr)) {
5842       FI = FINode->getIndex();
5843       Offset = 0;
5844     } else if (DAG.isBaseWithConstantOffset(Ptr) &&
5845                isa<FrameIndexSDNode>(Ptr.getOperand(0))) {
5846       FI = cast<FrameIndexSDNode>(Ptr.getOperand(0))->getIndex();
5847       Offset = Ptr.getConstantOperandVal(1);
5848       Ptr = Ptr.getOperand(0);
5849     } else {
5850       return SDValue();
5851     }
5852
5853     // FIXME: 256-bit vector instructions don't require a strict alignment,
5854     // improve this code to support it better.
5855     unsigned RequiredAlign = VT.getSizeInBits()/8;
5856     SDValue Chain = LD->getChain();
5857     // Make sure the stack object alignment is at least 16 or 32.
5858     MachineFrameInfo *MFI = DAG.getMachineFunction().getFrameInfo();
5859     if (DAG.InferPtrAlignment(Ptr) < RequiredAlign) {
5860       if (MFI->isFixedObjectIndex(FI)) {
5861         // Can't change the alignment. FIXME: It's possible to compute
5862         // the exact stack offset and reference FI + adjust offset instead.
5863         // If someone *really* cares about this. That's the way to implement it.
5864         return SDValue();
5865       } else {
5866         MFI->setObjectAlignment(FI, RequiredAlign);
5867       }
5868     }
5869
5870     // (Offset % 16 or 32) must be multiple of 4. Then address is then
5871     // Ptr + (Offset & ~15).
5872     if (Offset < 0)
5873       return SDValue();
5874     if ((Offset % RequiredAlign) & 3)
5875       return SDValue();
5876     int64_t StartOffset = Offset & ~(RequiredAlign-1);
5877     if (StartOffset)
5878       Ptr = DAG.getNode(ISD::ADD, SDLoc(Ptr), Ptr.getValueType(),
5879                         Ptr,DAG.getConstant(StartOffset, Ptr.getValueType()));
5880
5881     int EltNo = (Offset - StartOffset) >> 2;
5882     unsigned NumElems = VT.getVectorNumElements();
5883
5884     EVT NVT = EVT::getVectorVT(*DAG.getContext(), PVT, NumElems);
5885     SDValue V1 = DAG.getLoad(NVT, dl, Chain, Ptr,
5886                              LD->getPointerInfo().getWithOffset(StartOffset),
5887                              false, false, false, 0);
5888
5889     SmallVector<int, 8> Mask;
5890     for (unsigned i = 0; i != NumElems; ++i)
5891       Mask.push_back(EltNo);
5892
5893     return DAG.getVectorShuffle(NVT, dl, V1, DAG.getUNDEF(NVT), &Mask[0]);
5894   }
5895
5896   return SDValue();
5897 }
5898
5899 /// EltsFromConsecutiveLoads - Given the initializing elements 'Elts' of a
5900 /// vector of type 'VT', see if the elements can be replaced by a single large
5901 /// load which has the same value as a build_vector whose operands are 'elts'.
5902 ///
5903 /// Example: <load i32 *a, load i32 *a+4, undef, undef> -> zextload a
5904 ///
5905 /// FIXME: we'd also like to handle the case where the last elements are zero
5906 /// rather than undef via VZEXT_LOAD, but we do not detect that case today.
5907 /// There's even a handy isZeroNode for that purpose.
5908 static SDValue EltsFromConsecutiveLoads(EVT VT, SmallVectorImpl<SDValue> &Elts,
5909                                         SDLoc &DL, SelectionDAG &DAG,
5910                                         bool isAfterLegalize) {
5911   EVT EltVT = VT.getVectorElementType();
5912   unsigned NumElems = Elts.size();
5913
5914   LoadSDNode *LDBase = nullptr;
5915   unsigned LastLoadedElt = -1U;
5916
5917   // For each element in the initializer, see if we've found a load or an undef.
5918   // If we don't find an initial load element, or later load elements are
5919   // non-consecutive, bail out.
5920   for (unsigned i = 0; i < NumElems; ++i) {
5921     SDValue Elt = Elts[i];
5922
5923     if (!Elt.getNode() ||
5924         (Elt.getOpcode() != ISD::UNDEF && !ISD::isNON_EXTLoad(Elt.getNode())))
5925       return SDValue();
5926     if (!LDBase) {
5927       if (Elt.getNode()->getOpcode() == ISD::UNDEF)
5928         return SDValue();
5929       LDBase = cast<LoadSDNode>(Elt.getNode());
5930       LastLoadedElt = i;
5931       continue;
5932     }
5933     if (Elt.getOpcode() == ISD::UNDEF)
5934       continue;
5935
5936     LoadSDNode *LD = cast<LoadSDNode>(Elt);
5937     if (!DAG.isConsecutiveLoad(LD, LDBase, EltVT.getSizeInBits()/8, i))
5938       return SDValue();
5939     LastLoadedElt = i;
5940   }
5941
5942   // If we have found an entire vector of loads and undefs, then return a large
5943   // load of the entire vector width starting at the base pointer.  If we found
5944   // consecutive loads for the low half, generate a vzext_load node.
5945   if (LastLoadedElt == NumElems - 1) {
5946
5947     if (isAfterLegalize &&
5948         !DAG.getTargetLoweringInfo().isOperationLegal(ISD::LOAD, VT))
5949       return SDValue();
5950
5951     SDValue NewLd = SDValue();
5952
5953     if (DAG.InferPtrAlignment(LDBase->getBasePtr()) >= 16)
5954       NewLd = DAG.getLoad(VT, DL, LDBase->getChain(), LDBase->getBasePtr(),
5955                           LDBase->getPointerInfo(),
5956                           LDBase->isVolatile(), LDBase->isNonTemporal(),
5957                           LDBase->isInvariant(), 0);
5958     NewLd = DAG.getLoad(VT, DL, LDBase->getChain(), LDBase->getBasePtr(),
5959                         LDBase->getPointerInfo(),
5960                         LDBase->isVolatile(), LDBase->isNonTemporal(),
5961                         LDBase->isInvariant(), LDBase->getAlignment());
5962
5963     if (LDBase->hasAnyUseOfValue(1)) {
5964       SDValue NewChain = DAG.getNode(ISD::TokenFactor, DL, MVT::Other,
5965                                      SDValue(LDBase, 1),
5966                                      SDValue(NewLd.getNode(), 1));
5967       DAG.ReplaceAllUsesOfValueWith(SDValue(LDBase, 1), NewChain);
5968       DAG.UpdateNodeOperands(NewChain.getNode(), SDValue(LDBase, 1),
5969                              SDValue(NewLd.getNode(), 1));
5970     }
5971
5972     return NewLd;
5973   }
5974   if (NumElems == 4 && LastLoadedElt == 1 &&
5975       DAG.getTargetLoweringInfo().isTypeLegal(MVT::v2i64)) {
5976     SDVTList Tys = DAG.getVTList(MVT::v2i64, MVT::Other);
5977     SDValue Ops[] = { LDBase->getChain(), LDBase->getBasePtr() };
5978     SDValue ResNode =
5979         DAG.getMemIntrinsicNode(X86ISD::VZEXT_LOAD, DL, Tys, Ops, MVT::i64,
5980                                 LDBase->getPointerInfo(),
5981                                 LDBase->getAlignment(),
5982                                 false/*isVolatile*/, true/*ReadMem*/,
5983                                 false/*WriteMem*/);
5984
5985     // Make sure the newly-created LOAD is in the same position as LDBase in
5986     // terms of dependency. We create a TokenFactor for LDBase and ResNode, and
5987     // update uses of LDBase's output chain to use the TokenFactor.
5988     if (LDBase->hasAnyUseOfValue(1)) {
5989       SDValue NewChain = DAG.getNode(ISD::TokenFactor, DL, MVT::Other,
5990                              SDValue(LDBase, 1), SDValue(ResNode.getNode(), 1));
5991       DAG.ReplaceAllUsesOfValueWith(SDValue(LDBase, 1), NewChain);
5992       DAG.UpdateNodeOperands(NewChain.getNode(), SDValue(LDBase, 1),
5993                              SDValue(ResNode.getNode(), 1));
5994     }
5995
5996     return DAG.getNode(ISD::BITCAST, DL, VT, ResNode);
5997   }
5998   return SDValue();
5999 }
6000
6001 /// LowerVectorBroadcast - Attempt to use the vbroadcast instruction
6002 /// to generate a splat value for the following cases:
6003 /// 1. A splat BUILD_VECTOR which uses a single scalar load, or a constant.
6004 /// 2. A splat shuffle which uses a scalar_to_vector node which comes from
6005 /// a scalar load, or a constant.
6006 /// The VBROADCAST node is returned when a pattern is found,
6007 /// or SDValue() otherwise.
6008 static SDValue LowerVectorBroadcast(SDValue Op, const X86Subtarget* Subtarget,
6009                                     SelectionDAG &DAG) {
6010   if (!Subtarget->hasFp256())
6011     return SDValue();
6012
6013   MVT VT = Op.getSimpleValueType();
6014   SDLoc dl(Op);
6015
6016   assert((VT.is128BitVector() || VT.is256BitVector() || VT.is512BitVector()) &&
6017          "Unsupported vector type for broadcast.");
6018
6019   SDValue Ld;
6020   bool ConstSplatVal;
6021
6022   switch (Op.getOpcode()) {
6023     default:
6024       // Unknown pattern found.
6025       return SDValue();
6026
6027     case ISD::BUILD_VECTOR: {
6028       auto *BVOp = cast<BuildVectorSDNode>(Op.getNode());
6029       BitVector UndefElements;
6030       SDValue Splat = BVOp->getSplatValue(&UndefElements);
6031
6032       // We need a splat of a single value to use broadcast, and it doesn't
6033       // make any sense if the value is only in one element of the vector.
6034       if (!Splat || (VT.getVectorNumElements() - UndefElements.count()) <= 1)
6035         return SDValue();
6036
6037       Ld = Splat;
6038       ConstSplatVal = (Ld.getOpcode() == ISD::Constant ||
6039                        Ld.getOpcode() == ISD::ConstantFP);
6040
6041       // Make sure that all of the users of a non-constant load are from the
6042       // BUILD_VECTOR node.
6043       if (!ConstSplatVal && !BVOp->isOnlyUserOf(Ld.getNode()))
6044         return SDValue();
6045       break;
6046     }
6047
6048     case ISD::VECTOR_SHUFFLE: {
6049       ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(Op);
6050
6051       // Shuffles must have a splat mask where the first element is
6052       // broadcasted.
6053       if ((!SVOp->isSplat()) || SVOp->getMaskElt(0) != 0)
6054         return SDValue();
6055
6056       SDValue Sc = Op.getOperand(0);
6057       if (Sc.getOpcode() != ISD::SCALAR_TO_VECTOR &&
6058           Sc.getOpcode() != ISD::BUILD_VECTOR) {
6059
6060         if (!Subtarget->hasInt256())
6061           return SDValue();
6062
6063         // Use the register form of the broadcast instruction available on AVX2.
6064         if (VT.getSizeInBits() >= 256)
6065           Sc = Extract128BitVector(Sc, 0, DAG, dl);
6066         return DAG.getNode(X86ISD::VBROADCAST, dl, VT, Sc);
6067       }
6068
6069       Ld = Sc.getOperand(0);
6070       ConstSplatVal = (Ld.getOpcode() == ISD::Constant ||
6071                        Ld.getOpcode() == ISD::ConstantFP);
6072
6073       // The scalar_to_vector node and the suspected
6074       // load node must have exactly one user.
6075       // Constants may have multiple users.
6076
6077       // AVX-512 has register version of the broadcast
6078       bool hasRegVer = Subtarget->hasAVX512() && VT.is512BitVector() &&
6079         Ld.getValueType().getSizeInBits() >= 32;
6080       if (!ConstSplatVal && ((!Sc.hasOneUse() || !Ld.hasOneUse()) &&
6081           !hasRegVer))
6082         return SDValue();
6083       break;
6084     }
6085   }
6086
6087   bool IsGE256 = (VT.getSizeInBits() >= 256);
6088
6089   // Handle the broadcasting a single constant scalar from the constant pool
6090   // into a vector. On Sandybridge it is still better to load a constant vector
6091   // from the constant pool and not to broadcast it from a scalar.
6092   if (ConstSplatVal && Subtarget->hasInt256()) {
6093     EVT CVT = Ld.getValueType();
6094     assert(!CVT.isVector() && "Must not broadcast a vector type");
6095     unsigned ScalarSize = CVT.getSizeInBits();
6096
6097     if (ScalarSize == 32 || (IsGE256 && ScalarSize == 64)) {
6098       const Constant *C = nullptr;
6099       if (ConstantSDNode *CI = dyn_cast<ConstantSDNode>(Ld))
6100         C = CI->getConstantIntValue();
6101       else if (ConstantFPSDNode *CF = dyn_cast<ConstantFPSDNode>(Ld))
6102         C = CF->getConstantFPValue();
6103
6104       assert(C && "Invalid constant type");
6105
6106       const TargetLowering &TLI = DAG.getTargetLoweringInfo();
6107       SDValue CP = DAG.getConstantPool(C, TLI.getPointerTy());
6108       unsigned Alignment = cast<ConstantPoolSDNode>(CP)->getAlignment();
6109       Ld = DAG.getLoad(CVT, dl, DAG.getEntryNode(), CP,
6110                        MachinePointerInfo::getConstantPool(),
6111                        false, false, false, Alignment);
6112
6113       return DAG.getNode(X86ISD::VBROADCAST, dl, VT, Ld);
6114     }
6115   }
6116
6117   bool IsLoad = ISD::isNormalLoad(Ld.getNode());
6118   unsigned ScalarSize = Ld.getValueType().getSizeInBits();
6119
6120   // Handle AVX2 in-register broadcasts.
6121   if (!IsLoad && Subtarget->hasInt256() &&
6122       (ScalarSize == 32 || (IsGE256 && ScalarSize == 64)))
6123     return DAG.getNode(X86ISD::VBROADCAST, dl, VT, Ld);
6124
6125   // The scalar source must be a normal load.
6126   if (!IsLoad)
6127     return SDValue();
6128
6129   if (ScalarSize == 32 || (IsGE256 && ScalarSize == 64))
6130     return DAG.getNode(X86ISD::VBROADCAST, dl, VT, Ld);
6131
6132   // The integer check is needed for the 64-bit into 128-bit so it doesn't match
6133   // double since there is no vbroadcastsd xmm
6134   if (Subtarget->hasInt256() && Ld.getValueType().isInteger()) {
6135     if (ScalarSize == 8 || ScalarSize == 16 || ScalarSize == 64)
6136       return DAG.getNode(X86ISD::VBROADCAST, dl, VT, Ld);
6137   }
6138
6139   // Unsupported broadcast.
6140   return SDValue();
6141 }
6142
6143 /// \brief For an EXTRACT_VECTOR_ELT with a constant index return the real
6144 /// underlying vector and index.
6145 ///
6146 /// Modifies \p ExtractedFromVec to the real vector and returns the real
6147 /// index.
6148 static int getUnderlyingExtractedFromVec(SDValue &ExtractedFromVec,
6149                                          SDValue ExtIdx) {
6150   int Idx = cast<ConstantSDNode>(ExtIdx)->getZExtValue();
6151   if (!isa<ShuffleVectorSDNode>(ExtractedFromVec))
6152     return Idx;
6153
6154   // For 256-bit vectors, LowerEXTRACT_VECTOR_ELT_SSE4 may have already
6155   // lowered this:
6156   //   (extract_vector_elt (v8f32 %vreg1), Constant<6>)
6157   // to:
6158   //   (extract_vector_elt (vector_shuffle<2,u,u,u>
6159   //                           (extract_subvector (v8f32 %vreg0), Constant<4>),
6160   //                           undef)
6161   //                       Constant<0>)
6162   // In this case the vector is the extract_subvector expression and the index
6163   // is 2, as specified by the shuffle.
6164   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(ExtractedFromVec);
6165   SDValue ShuffleVec = SVOp->getOperand(0);
6166   MVT ShuffleVecVT = ShuffleVec.getSimpleValueType();
6167   assert(ShuffleVecVT.getVectorElementType() ==
6168          ExtractedFromVec.getSimpleValueType().getVectorElementType());
6169
6170   int ShuffleIdx = SVOp->getMaskElt(Idx);
6171   if (isUndefOrInRange(ShuffleIdx, 0, ShuffleVecVT.getVectorNumElements())) {
6172     ExtractedFromVec = ShuffleVec;
6173     return ShuffleIdx;
6174   }
6175   return Idx;
6176 }
6177
6178 static SDValue buildFromShuffleMostly(SDValue Op, SelectionDAG &DAG) {
6179   MVT VT = Op.getSimpleValueType();
6180
6181   // Skip if insert_vec_elt is not supported.
6182   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
6183   if (!TLI.isOperationLegalOrCustom(ISD::INSERT_VECTOR_ELT, VT))
6184     return SDValue();
6185
6186   SDLoc DL(Op);
6187   unsigned NumElems = Op.getNumOperands();
6188
6189   SDValue VecIn1;
6190   SDValue VecIn2;
6191   SmallVector<unsigned, 4> InsertIndices;
6192   SmallVector<int, 8> Mask(NumElems, -1);
6193
6194   for (unsigned i = 0; i != NumElems; ++i) {
6195     unsigned Opc = Op.getOperand(i).getOpcode();
6196
6197     if (Opc == ISD::UNDEF)
6198       continue;
6199
6200     if (Opc != ISD::EXTRACT_VECTOR_ELT) {
6201       // Quit if more than 1 elements need inserting.
6202       if (InsertIndices.size() > 1)
6203         return SDValue();
6204
6205       InsertIndices.push_back(i);
6206       continue;
6207     }
6208
6209     SDValue ExtractedFromVec = Op.getOperand(i).getOperand(0);
6210     SDValue ExtIdx = Op.getOperand(i).getOperand(1);
6211     // Quit if non-constant index.
6212     if (!isa<ConstantSDNode>(ExtIdx))
6213       return SDValue();
6214     int Idx = getUnderlyingExtractedFromVec(ExtractedFromVec, ExtIdx);
6215
6216     // Quit if extracted from vector of different type.
6217     if (ExtractedFromVec.getValueType() != VT)
6218       return SDValue();
6219
6220     if (!VecIn1.getNode())
6221       VecIn1 = ExtractedFromVec;
6222     else if (VecIn1 != ExtractedFromVec) {
6223       if (!VecIn2.getNode())
6224         VecIn2 = ExtractedFromVec;
6225       else if (VecIn2 != ExtractedFromVec)
6226         // Quit if more than 2 vectors to shuffle
6227         return SDValue();
6228     }
6229
6230     if (ExtractedFromVec == VecIn1)
6231       Mask[i] = Idx;
6232     else if (ExtractedFromVec == VecIn2)
6233       Mask[i] = Idx + NumElems;
6234   }
6235
6236   if (!VecIn1.getNode())
6237     return SDValue();
6238
6239   VecIn2 = VecIn2.getNode() ? VecIn2 : DAG.getUNDEF(VT);
6240   SDValue NV = DAG.getVectorShuffle(VT, DL, VecIn1, VecIn2, &Mask[0]);
6241   for (unsigned i = 0, e = InsertIndices.size(); i != e; ++i) {
6242     unsigned Idx = InsertIndices[i];
6243     NV = DAG.getNode(ISD::INSERT_VECTOR_ELT, DL, VT, NV, Op.getOperand(Idx),
6244                      DAG.getIntPtrConstant(Idx));
6245   }
6246
6247   return NV;
6248 }
6249
6250 // Lower BUILD_VECTOR operation for v8i1 and v16i1 types.
6251 SDValue
6252 X86TargetLowering::LowerBUILD_VECTORvXi1(SDValue Op, SelectionDAG &DAG) const {
6253
6254   MVT VT = Op.getSimpleValueType();
6255   assert((VT.getVectorElementType() == MVT::i1) && (VT.getSizeInBits() <= 16) &&
6256          "Unexpected type in LowerBUILD_VECTORvXi1!");
6257
6258   SDLoc dl(Op);
6259   if (ISD::isBuildVectorAllZeros(Op.getNode())) {
6260     SDValue Cst = DAG.getTargetConstant(0, MVT::i1);
6261     SmallVector<SDValue, 16> Ops(VT.getVectorNumElements(), Cst);
6262     return DAG.getNode(ISD::BUILD_VECTOR, dl, VT, Ops);
6263   }
6264
6265   if (ISD::isBuildVectorAllOnes(Op.getNode())) {
6266     SDValue Cst = DAG.getTargetConstant(1, MVT::i1);
6267     SmallVector<SDValue, 16> Ops(VT.getVectorNumElements(), Cst);
6268     return DAG.getNode(ISD::BUILD_VECTOR, dl, VT, Ops);
6269   }
6270
6271   bool AllContants = true;
6272   uint64_t Immediate = 0;
6273   int NonConstIdx = -1;
6274   bool IsSplat = true;
6275   unsigned NumNonConsts = 0;
6276   unsigned NumConsts = 0;
6277   for (unsigned idx = 0, e = Op.getNumOperands(); idx < e; ++idx) {
6278     SDValue In = Op.getOperand(idx);
6279     if (In.getOpcode() == ISD::UNDEF)
6280       continue;
6281     if (!isa<ConstantSDNode>(In)) {
6282       AllContants = false;
6283       NonConstIdx = idx;
6284       NumNonConsts++;
6285     }
6286     else {
6287       NumConsts++;
6288       if (cast<ConstantSDNode>(In)->getZExtValue())
6289       Immediate |= (1ULL << idx);
6290     }
6291     if (In != Op.getOperand(0))
6292       IsSplat = false;
6293   }
6294
6295   if (AllContants) {
6296     SDValue FullMask = DAG.getNode(ISD::BITCAST, dl, MVT::v16i1,
6297       DAG.getConstant(Immediate, MVT::i16));
6298     return DAG.getNode(ISD::EXTRACT_SUBVECTOR, dl, VT, FullMask,
6299                        DAG.getIntPtrConstant(0));
6300   }
6301
6302   if (NumNonConsts == 1 && NonConstIdx != 0) {
6303     SDValue DstVec;
6304     if (NumConsts) {
6305       SDValue VecAsImm = DAG.getConstant(Immediate,
6306                                          MVT::getIntegerVT(VT.getSizeInBits()));
6307       DstVec = DAG.getNode(ISD::BITCAST, dl, VT, VecAsImm);
6308     }
6309     else 
6310       DstVec = DAG.getUNDEF(VT);
6311     return DAG.getNode(ISD::INSERT_VECTOR_ELT, dl, VT, DstVec,
6312                        Op.getOperand(NonConstIdx),
6313                        DAG.getIntPtrConstant(NonConstIdx));
6314   }
6315   if (!IsSplat && (NonConstIdx != 0))
6316     llvm_unreachable("Unsupported BUILD_VECTOR operation");
6317   MVT SelectVT = (VT == MVT::v16i1)? MVT::i16 : MVT::i8;
6318   SDValue Select;
6319   if (IsSplat)
6320     Select = DAG.getNode(ISD::SELECT, dl, SelectVT, Op.getOperand(0),
6321                           DAG.getConstant(-1, SelectVT),
6322                           DAG.getConstant(0, SelectVT));
6323   else
6324     Select = DAG.getNode(ISD::SELECT, dl, SelectVT, Op.getOperand(0),
6325                          DAG.getConstant((Immediate | 1), SelectVT),
6326                          DAG.getConstant(Immediate, SelectVT));
6327   return DAG.getNode(ISD::BITCAST, dl, VT, Select);
6328 }
6329
6330 /// \brief Return true if \p N implements a horizontal binop and return the
6331 /// operands for the horizontal binop into V0 and V1.
6332 /// 
6333 /// This is a helper function of PerformBUILD_VECTORCombine.
6334 /// This function checks that the build_vector \p N in input implements a
6335 /// horizontal operation. Parameter \p Opcode defines the kind of horizontal
6336 /// operation to match.
6337 /// For example, if \p Opcode is equal to ISD::ADD, then this function
6338 /// checks if \p N implements a horizontal arithmetic add; if instead \p Opcode
6339 /// is equal to ISD::SUB, then this function checks if this is a horizontal
6340 /// arithmetic sub.
6341 ///
6342 /// This function only analyzes elements of \p N whose indices are
6343 /// in range [BaseIdx, LastIdx).
6344 static bool isHorizontalBinOp(const BuildVectorSDNode *N, unsigned Opcode,
6345                               SelectionDAG &DAG,
6346                               unsigned BaseIdx, unsigned LastIdx,
6347                               SDValue &V0, SDValue &V1) {
6348   EVT VT = N->getValueType(0);
6349
6350   assert(BaseIdx * 2 <= LastIdx && "Invalid Indices in input!");
6351   assert(VT.isVector() && VT.getVectorNumElements() >= LastIdx &&
6352          "Invalid Vector in input!");
6353   
6354   bool IsCommutable = (Opcode == ISD::ADD || Opcode == ISD::FADD);
6355   bool CanFold = true;
6356   unsigned ExpectedVExtractIdx = BaseIdx;
6357   unsigned NumElts = LastIdx - BaseIdx;
6358   V0 = DAG.getUNDEF(VT);
6359   V1 = DAG.getUNDEF(VT);
6360
6361   // Check if N implements a horizontal binop.
6362   for (unsigned i = 0, e = NumElts; i != e && CanFold; ++i) {
6363     SDValue Op = N->getOperand(i + BaseIdx);
6364
6365     // Skip UNDEFs.
6366     if (Op->getOpcode() == ISD::UNDEF) {
6367       // Update the expected vector extract index.
6368       if (i * 2 == NumElts)
6369         ExpectedVExtractIdx = BaseIdx;
6370       ExpectedVExtractIdx += 2;
6371       continue;
6372     }
6373
6374     CanFold = Op->getOpcode() == Opcode && Op->hasOneUse();
6375
6376     if (!CanFold)
6377       break;
6378
6379     SDValue Op0 = Op.getOperand(0);
6380     SDValue Op1 = Op.getOperand(1);
6381
6382     // Try to match the following pattern:
6383     // (BINOP (extract_vector_elt A, I), (extract_vector_elt A, I+1))
6384     CanFold = (Op0.getOpcode() == ISD::EXTRACT_VECTOR_ELT &&
6385         Op1.getOpcode() == ISD::EXTRACT_VECTOR_ELT &&
6386         Op0.getOperand(0) == Op1.getOperand(0) &&
6387         isa<ConstantSDNode>(Op0.getOperand(1)) &&
6388         isa<ConstantSDNode>(Op1.getOperand(1)));
6389     if (!CanFold)
6390       break;
6391
6392     unsigned I0 = cast<ConstantSDNode>(Op0.getOperand(1))->getZExtValue();
6393     unsigned I1 = cast<ConstantSDNode>(Op1.getOperand(1))->getZExtValue();
6394
6395     if (i * 2 < NumElts) {
6396       if (V0.getOpcode() == ISD::UNDEF)
6397         V0 = Op0.getOperand(0);
6398     } else {
6399       if (V1.getOpcode() == ISD::UNDEF)
6400         V1 = Op0.getOperand(0);
6401       if (i * 2 == NumElts)
6402         ExpectedVExtractIdx = BaseIdx;
6403     }
6404
6405     SDValue Expected = (i * 2 < NumElts) ? V0 : V1;
6406     if (I0 == ExpectedVExtractIdx)
6407       CanFold = I1 == I0 + 1 && Op0.getOperand(0) == Expected;
6408     else if (IsCommutable && I1 == ExpectedVExtractIdx) {
6409       // Try to match the following dag sequence:
6410       // (BINOP (extract_vector_elt A, I+1), (extract_vector_elt A, I))
6411       CanFold = I0 == I1 + 1 && Op1.getOperand(0) == Expected;
6412     } else
6413       CanFold = false;
6414
6415     ExpectedVExtractIdx += 2;
6416   }
6417
6418   return CanFold;
6419 }
6420
6421 /// \brief Emit a sequence of two 128-bit horizontal add/sub followed by
6422 /// a concat_vector. 
6423 ///
6424 /// This is a helper function of PerformBUILD_VECTORCombine.
6425 /// This function expects two 256-bit vectors called V0 and V1.
6426 /// At first, each vector is split into two separate 128-bit vectors.
6427 /// Then, the resulting 128-bit vectors are used to implement two
6428 /// horizontal binary operations. 
6429 ///
6430 /// The kind of horizontal binary operation is defined by \p X86Opcode.
6431 ///
6432 /// \p Mode specifies how the 128-bit parts of V0 and V1 are passed in input to
6433 /// the two new horizontal binop.
6434 /// When Mode is set, the first horizontal binop dag node would take as input
6435 /// the lower 128-bit of V0 and the upper 128-bit of V0. The second
6436 /// horizontal binop dag node would take as input the lower 128-bit of V1
6437 /// and the upper 128-bit of V1.
6438 ///   Example:
6439 ///     HADD V0_LO, V0_HI
6440 ///     HADD V1_LO, V1_HI
6441 ///
6442 /// Otherwise, the first horizontal binop dag node takes as input the lower
6443 /// 128-bit of V0 and the lower 128-bit of V1, and the second horizontal binop
6444 /// dag node takes the the upper 128-bit of V0 and the upper 128-bit of V1.
6445 ///   Example:
6446 ///     HADD V0_LO, V1_LO
6447 ///     HADD V0_HI, V1_HI
6448 ///
6449 /// If \p isUndefLO is set, then the algorithm propagates UNDEF to the lower
6450 /// 128-bits of the result. If \p isUndefHI is set, then UNDEF is propagated to
6451 /// the upper 128-bits of the result.
6452 static SDValue ExpandHorizontalBinOp(const SDValue &V0, const SDValue &V1,
6453                                      SDLoc DL, SelectionDAG &DAG,
6454                                      unsigned X86Opcode, bool Mode,
6455                                      bool isUndefLO, bool isUndefHI) {
6456   EVT VT = V0.getValueType();
6457   assert(VT.is256BitVector() && VT == V1.getValueType() &&
6458          "Invalid nodes in input!");
6459
6460   unsigned NumElts = VT.getVectorNumElements();
6461   SDValue V0_LO = Extract128BitVector(V0, 0, DAG, DL);
6462   SDValue V0_HI = Extract128BitVector(V0, NumElts/2, DAG, DL);
6463   SDValue V1_LO = Extract128BitVector(V1, 0, DAG, DL);
6464   SDValue V1_HI = Extract128BitVector(V1, NumElts/2, DAG, DL);
6465   EVT NewVT = V0_LO.getValueType();
6466
6467   SDValue LO = DAG.getUNDEF(NewVT);
6468   SDValue HI = DAG.getUNDEF(NewVT);
6469
6470   if (Mode) {
6471     // Don't emit a horizontal binop if the result is expected to be UNDEF.
6472     if (!isUndefLO && V0->getOpcode() != ISD::UNDEF)
6473       LO = DAG.getNode(X86Opcode, DL, NewVT, V0_LO, V0_HI);
6474     if (!isUndefHI && V1->getOpcode() != ISD::UNDEF)
6475       HI = DAG.getNode(X86Opcode, DL, NewVT, V1_LO, V1_HI);
6476   } else {
6477     // Don't emit a horizontal binop if the result is expected to be UNDEF.
6478     if (!isUndefLO && (V0_LO->getOpcode() != ISD::UNDEF ||
6479                        V1_LO->getOpcode() != ISD::UNDEF))
6480       LO = DAG.getNode(X86Opcode, DL, NewVT, V0_LO, V1_LO);
6481
6482     if (!isUndefHI && (V0_HI->getOpcode() != ISD::UNDEF ||
6483                        V1_HI->getOpcode() != ISD::UNDEF))
6484       HI = DAG.getNode(X86Opcode, DL, NewVT, V0_HI, V1_HI);
6485   }
6486
6487   return DAG.getNode(ISD::CONCAT_VECTORS, DL, VT, LO, HI);
6488 }
6489
6490 /// \brief Try to fold a build_vector that performs an 'addsub' into the
6491 /// sequence of 'vadd + vsub + blendi'.
6492 static SDValue matchAddSub(const BuildVectorSDNode *BV, SelectionDAG &DAG,
6493                            const X86Subtarget *Subtarget) {
6494   SDLoc DL(BV);
6495   EVT VT = BV->getValueType(0);
6496   unsigned NumElts = VT.getVectorNumElements();
6497   SDValue InVec0 = DAG.getUNDEF(VT);
6498   SDValue InVec1 = DAG.getUNDEF(VT);
6499
6500   assert((VT == MVT::v8f32 || VT == MVT::v4f64 || VT == MVT::v4f32 ||
6501           VT == MVT::v2f64) && "build_vector with an invalid type found!");
6502
6503   // Don't try to emit a VSELECT that cannot be lowered into a blend.
6504   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
6505   if (!TLI.isOperationLegalOrCustom(ISD::VSELECT, VT))
6506     return SDValue();
6507
6508   // Odd-numbered elements in the input build vector are obtained from
6509   // adding two integer/float elements.
6510   // Even-numbered elements in the input build vector are obtained from
6511   // subtracting two integer/float elements.
6512   unsigned ExpectedOpcode = ISD::FSUB;
6513   unsigned NextExpectedOpcode = ISD::FADD;
6514   bool AddFound = false;
6515   bool SubFound = false;
6516
6517   for (unsigned i = 0, e = NumElts; i != e; i++) {
6518     SDValue Op = BV->getOperand(i);
6519       
6520     // Skip 'undef' values.
6521     unsigned Opcode = Op.getOpcode();
6522     if (Opcode == ISD::UNDEF) {
6523       std::swap(ExpectedOpcode, NextExpectedOpcode);
6524       continue;
6525     }
6526       
6527     // Early exit if we found an unexpected opcode.
6528     if (Opcode != ExpectedOpcode)
6529       return SDValue();
6530
6531     SDValue Op0 = Op.getOperand(0);
6532     SDValue Op1 = Op.getOperand(1);
6533
6534     // Try to match the following pattern:
6535     // (BINOP (extract_vector_elt A, i), (extract_vector_elt B, i))
6536     // Early exit if we cannot match that sequence.
6537     if (Op0.getOpcode() != ISD::EXTRACT_VECTOR_ELT ||
6538         Op1.getOpcode() != ISD::EXTRACT_VECTOR_ELT ||
6539         !isa<ConstantSDNode>(Op0.getOperand(1)) ||
6540         !isa<ConstantSDNode>(Op1.getOperand(1)) ||
6541         Op0.getOperand(1) != Op1.getOperand(1))
6542       return SDValue();
6543
6544     unsigned I0 = cast<ConstantSDNode>(Op0.getOperand(1))->getZExtValue();
6545     if (I0 != i)
6546       return SDValue();
6547
6548     // We found a valid add/sub node. Update the information accordingly.
6549     if (i & 1)
6550       AddFound = true;
6551     else
6552       SubFound = true;
6553
6554     // Update InVec0 and InVec1.
6555     if (InVec0.getOpcode() == ISD::UNDEF)
6556       InVec0 = Op0.getOperand(0);
6557     if (InVec1.getOpcode() == ISD::UNDEF)
6558       InVec1 = Op1.getOperand(0);
6559
6560     // Make sure that operands in input to each add/sub node always
6561     // come from a same pair of vectors.
6562     if (InVec0 != Op0.getOperand(0)) {
6563       if (ExpectedOpcode == ISD::FSUB)
6564         return SDValue();
6565
6566       // FADD is commutable. Try to commute the operands
6567       // and then test again.
6568       std::swap(Op0, Op1);
6569       if (InVec0 != Op0.getOperand(0))
6570         return SDValue();
6571     }
6572
6573     if (InVec1 != Op1.getOperand(0))
6574       return SDValue();
6575
6576     // Update the pair of expected opcodes.
6577     std::swap(ExpectedOpcode, NextExpectedOpcode);
6578   }
6579
6580   // Don't try to fold this build_vector into a VSELECT if it has
6581   // too many UNDEF operands.
6582   if (AddFound && SubFound && InVec0.getOpcode() != ISD::UNDEF &&
6583       InVec1.getOpcode() != ISD::UNDEF) {
6584     // Emit a sequence of vector add and sub followed by a VSELECT.
6585     // The new VSELECT will be lowered into a BLENDI.
6586     // At ISel stage, we pattern-match the sequence 'add + sub + BLENDI'
6587     // and emit a single ADDSUB instruction.
6588     SDValue Sub = DAG.getNode(ExpectedOpcode, DL, VT, InVec0, InVec1);
6589     SDValue Add = DAG.getNode(NextExpectedOpcode, DL, VT, InVec0, InVec1);
6590
6591     // Construct the VSELECT mask.
6592     EVT MaskVT = VT.changeVectorElementTypeToInteger();
6593     EVT SVT = MaskVT.getVectorElementType();
6594     unsigned SVTBits = SVT.getSizeInBits();
6595     SmallVector<SDValue, 8> Ops;
6596
6597     for (unsigned i = 0, e = NumElts; i != e; ++i) {
6598       APInt Value = i & 1 ? APInt::getNullValue(SVTBits) :
6599                             APInt::getAllOnesValue(SVTBits);
6600       SDValue Constant = DAG.getConstant(Value, SVT);
6601       Ops.push_back(Constant);
6602     }
6603
6604     SDValue Mask = DAG.getNode(ISD::BUILD_VECTOR, DL, MaskVT, Ops);
6605     return DAG.getSelect(DL, VT, Mask, Sub, Add);
6606   }
6607   
6608   return SDValue();
6609 }
6610
6611 static SDValue PerformBUILD_VECTORCombine(SDNode *N, SelectionDAG &DAG,
6612                                           const X86Subtarget *Subtarget) {
6613   SDLoc DL(N);
6614   EVT VT = N->getValueType(0);
6615   unsigned NumElts = VT.getVectorNumElements();
6616   BuildVectorSDNode *BV = cast<BuildVectorSDNode>(N);
6617   SDValue InVec0, InVec1;
6618
6619   // Try to match an ADDSUB.
6620   if ((Subtarget->hasSSE3() && (VT == MVT::v4f32 || VT == MVT::v2f64)) ||
6621       (Subtarget->hasAVX() && (VT == MVT::v8f32 || VT == MVT::v4f64))) {
6622     SDValue Value = matchAddSub(BV, DAG, Subtarget);
6623     if (Value.getNode())
6624       return Value;
6625   }
6626
6627   // Try to match horizontal ADD/SUB.
6628   unsigned NumUndefsLO = 0;
6629   unsigned NumUndefsHI = 0;
6630   unsigned Half = NumElts/2;
6631
6632   // Count the number of UNDEF operands in the build_vector in input.
6633   for (unsigned i = 0, e = Half; i != e; ++i)
6634     if (BV->getOperand(i)->getOpcode() == ISD::UNDEF)
6635       NumUndefsLO++;
6636
6637   for (unsigned i = Half, e = NumElts; i != e; ++i)
6638     if (BV->getOperand(i)->getOpcode() == ISD::UNDEF)
6639       NumUndefsHI++;
6640
6641   // Early exit if this is either a build_vector of all UNDEFs or all the
6642   // operands but one are UNDEF.
6643   if (NumUndefsLO + NumUndefsHI + 1 >= NumElts)
6644     return SDValue();
6645
6646   if ((VT == MVT::v4f32 || VT == MVT::v2f64) && Subtarget->hasSSE3()) {
6647     // Try to match an SSE3 float HADD/HSUB.
6648     if (isHorizontalBinOp(BV, ISD::FADD, DAG, 0, NumElts, InVec0, InVec1))
6649       return DAG.getNode(X86ISD::FHADD, DL, VT, InVec0, InVec1);
6650     
6651     if (isHorizontalBinOp(BV, ISD::FSUB, DAG, 0, NumElts, InVec0, InVec1))
6652       return DAG.getNode(X86ISD::FHSUB, DL, VT, InVec0, InVec1);
6653   } else if ((VT == MVT::v4i32 || VT == MVT::v8i16) && Subtarget->hasSSSE3()) {
6654     // Try to match an SSSE3 integer HADD/HSUB.
6655     if (isHorizontalBinOp(BV, ISD::ADD, DAG, 0, NumElts, InVec0, InVec1))
6656       return DAG.getNode(X86ISD::HADD, DL, VT, InVec0, InVec1);
6657     
6658     if (isHorizontalBinOp(BV, ISD::SUB, DAG, 0, NumElts, InVec0, InVec1))
6659       return DAG.getNode(X86ISD::HSUB, DL, VT, InVec0, InVec1);
6660   }
6661   
6662   if (!Subtarget->hasAVX())
6663     return SDValue();
6664
6665   if ((VT == MVT::v8f32 || VT == MVT::v4f64)) {
6666     // Try to match an AVX horizontal add/sub of packed single/double
6667     // precision floating point values from 256-bit vectors.
6668     SDValue InVec2, InVec3;
6669     if (isHorizontalBinOp(BV, ISD::FADD, DAG, 0, Half, InVec0, InVec1) &&
6670         isHorizontalBinOp(BV, ISD::FADD, DAG, Half, NumElts, InVec2, InVec3) &&
6671         ((InVec0.getOpcode() == ISD::UNDEF ||
6672           InVec2.getOpcode() == ISD::UNDEF) || InVec0 == InVec2) &&
6673         ((InVec1.getOpcode() == ISD::UNDEF ||
6674           InVec3.getOpcode() == ISD::UNDEF) || InVec1 == InVec3))
6675       return DAG.getNode(X86ISD::FHADD, DL, VT, InVec0, InVec1);
6676
6677     if (isHorizontalBinOp(BV, ISD::FSUB, DAG, 0, Half, InVec0, InVec1) &&
6678         isHorizontalBinOp(BV, ISD::FSUB, DAG, Half, NumElts, InVec2, InVec3) &&
6679         ((InVec0.getOpcode() == ISD::UNDEF ||
6680           InVec2.getOpcode() == ISD::UNDEF) || InVec0 == InVec2) &&
6681         ((InVec1.getOpcode() == ISD::UNDEF ||
6682           InVec3.getOpcode() == ISD::UNDEF) || InVec1 == InVec3))
6683       return DAG.getNode(X86ISD::FHSUB, DL, VT, InVec0, InVec1);
6684   } else if (VT == MVT::v8i32 || VT == MVT::v16i16) {
6685     // Try to match an AVX2 horizontal add/sub of signed integers.
6686     SDValue InVec2, InVec3;
6687     unsigned X86Opcode;
6688     bool CanFold = true;
6689
6690     if (isHorizontalBinOp(BV, ISD::ADD, DAG, 0, Half, InVec0, InVec1) &&
6691         isHorizontalBinOp(BV, ISD::ADD, DAG, Half, NumElts, InVec2, InVec3) &&
6692         ((InVec0.getOpcode() == ISD::UNDEF ||
6693           InVec2.getOpcode() == ISD::UNDEF) || InVec0 == InVec2) &&
6694         ((InVec1.getOpcode() == ISD::UNDEF ||
6695           InVec3.getOpcode() == ISD::UNDEF) || InVec1 == InVec3))
6696       X86Opcode = X86ISD::HADD;
6697     else if (isHorizontalBinOp(BV, ISD::SUB, DAG, 0, Half, InVec0, InVec1) &&
6698         isHorizontalBinOp(BV, ISD::SUB, DAG, Half, NumElts, InVec2, InVec3) &&
6699         ((InVec0.getOpcode() == ISD::UNDEF ||
6700           InVec2.getOpcode() == ISD::UNDEF) || InVec0 == InVec2) &&
6701         ((InVec1.getOpcode() == ISD::UNDEF ||
6702           InVec3.getOpcode() == ISD::UNDEF) || InVec1 == InVec3))
6703       X86Opcode = X86ISD::HSUB;
6704     else
6705       CanFold = false;
6706
6707     if (CanFold) {
6708       // Fold this build_vector into a single horizontal add/sub.
6709       // Do this only if the target has AVX2.
6710       if (Subtarget->hasAVX2())
6711         return DAG.getNode(X86Opcode, DL, VT, InVec0, InVec1);
6712  
6713       // Do not try to expand this build_vector into a pair of horizontal
6714       // add/sub if we can emit a pair of scalar add/sub.
6715       if (NumUndefsLO + 1 == Half || NumUndefsHI + 1 == Half)
6716         return SDValue();
6717
6718       // Convert this build_vector into a pair of horizontal binop followed by
6719       // a concat vector.
6720       bool isUndefLO = NumUndefsLO == Half;
6721       bool isUndefHI = NumUndefsHI == Half;
6722       return ExpandHorizontalBinOp(InVec0, InVec1, DL, DAG, X86Opcode, false,
6723                                    isUndefLO, isUndefHI);
6724     }
6725   }
6726
6727   if ((VT == MVT::v8f32 || VT == MVT::v4f64 || VT == MVT::v8i32 ||
6728        VT == MVT::v16i16) && Subtarget->hasAVX()) {
6729     unsigned X86Opcode;
6730     if (isHorizontalBinOp(BV, ISD::ADD, DAG, 0, NumElts, InVec0, InVec1))
6731       X86Opcode = X86ISD::HADD;
6732     else if (isHorizontalBinOp(BV, ISD::SUB, DAG, 0, NumElts, InVec0, InVec1))
6733       X86Opcode = X86ISD::HSUB;
6734     else if (isHorizontalBinOp(BV, ISD::FADD, DAG, 0, NumElts, InVec0, InVec1))
6735       X86Opcode = X86ISD::FHADD;
6736     else if (isHorizontalBinOp(BV, ISD::FSUB, DAG, 0, NumElts, InVec0, InVec1))
6737       X86Opcode = X86ISD::FHSUB;
6738     else
6739       return SDValue();
6740
6741     // Don't try to expand this build_vector into a pair of horizontal add/sub
6742     // if we can simply emit a pair of scalar add/sub.
6743     if (NumUndefsLO + 1 == Half || NumUndefsHI + 1 == Half)
6744       return SDValue();
6745
6746     // Convert this build_vector into two horizontal add/sub followed by
6747     // a concat vector.
6748     bool isUndefLO = NumUndefsLO == Half;
6749     bool isUndefHI = NumUndefsHI == Half;
6750     return ExpandHorizontalBinOp(InVec0, InVec1, DL, DAG, X86Opcode, true,
6751                                  isUndefLO, isUndefHI);
6752   }
6753
6754   return SDValue();
6755 }
6756
6757 SDValue
6758 X86TargetLowering::LowerBUILD_VECTOR(SDValue Op, SelectionDAG &DAG) const {
6759   SDLoc dl(Op);
6760
6761   MVT VT = Op.getSimpleValueType();
6762   MVT ExtVT = VT.getVectorElementType();
6763   unsigned NumElems = Op.getNumOperands();
6764
6765   // Generate vectors for predicate vectors.
6766   if (VT.getScalarType() == MVT::i1 && Subtarget->hasAVX512())
6767     return LowerBUILD_VECTORvXi1(Op, DAG);
6768
6769   // Vectors containing all zeros can be matched by pxor and xorps later
6770   if (ISD::isBuildVectorAllZeros(Op.getNode())) {
6771     // Canonicalize this to <4 x i32> to 1) ensure the zero vectors are CSE'd
6772     // and 2) ensure that i64 scalars are eliminated on x86-32 hosts.
6773     if (VT == MVT::v4i32 || VT == MVT::v8i32 || VT == MVT::v16i32)
6774       return Op;
6775
6776     return getZeroVector(VT, Subtarget, DAG, dl);
6777   }
6778
6779   // Vectors containing all ones can be matched by pcmpeqd on 128-bit width
6780   // vectors or broken into v4i32 operations on 256-bit vectors. AVX2 can use
6781   // vpcmpeqd on 256-bit vectors.
6782   if (Subtarget->hasSSE2() && ISD::isBuildVectorAllOnes(Op.getNode())) {
6783     if (VT == MVT::v4i32 || (VT == MVT::v8i32 && Subtarget->hasInt256()))
6784       return Op;
6785
6786     if (!VT.is512BitVector())
6787       return getOnesVector(VT, Subtarget->hasInt256(), DAG, dl);
6788   }
6789
6790   SDValue Broadcast = LowerVectorBroadcast(Op, Subtarget, DAG);
6791   if (Broadcast.getNode())
6792     return Broadcast;
6793
6794   unsigned EVTBits = ExtVT.getSizeInBits();
6795
6796   unsigned NumZero  = 0;
6797   unsigned NumNonZero = 0;
6798   unsigned NonZeros = 0;
6799   bool IsAllConstants = true;
6800   SmallSet<SDValue, 8> Values;
6801   for (unsigned i = 0; i < NumElems; ++i) {
6802     SDValue Elt = Op.getOperand(i);
6803     if (Elt.getOpcode() == ISD::UNDEF)
6804       continue;
6805     Values.insert(Elt);
6806     if (Elt.getOpcode() != ISD::Constant &&
6807         Elt.getOpcode() != ISD::ConstantFP)
6808       IsAllConstants = false;
6809     if (X86::isZeroNode(Elt))
6810       NumZero++;
6811     else {
6812       NonZeros |= (1 << i);
6813       NumNonZero++;
6814     }
6815   }
6816
6817   // All undef vector. Return an UNDEF.  All zero vectors were handled above.
6818   if (NumNonZero == 0)
6819     return DAG.getUNDEF(VT);
6820
6821   // Special case for single non-zero, non-undef, element.
6822   if (NumNonZero == 1) {
6823     unsigned Idx = countTrailingZeros(NonZeros);
6824     SDValue Item = Op.getOperand(Idx);
6825
6826     // If this is an insertion of an i64 value on x86-32, and if the top bits of
6827     // the value are obviously zero, truncate the value to i32 and do the
6828     // insertion that way.  Only do this if the value is non-constant or if the
6829     // value is a constant being inserted into element 0.  It is cheaper to do
6830     // a constant pool load than it is to do a movd + shuffle.
6831     if (ExtVT == MVT::i64 && !Subtarget->is64Bit() &&
6832         (!IsAllConstants || Idx == 0)) {
6833       if (DAG.MaskedValueIsZero(Item, APInt::getBitsSet(64, 32, 64))) {
6834         // Handle SSE only.
6835         assert(VT == MVT::v2i64 && "Expected an SSE value type!");
6836         EVT VecVT = MVT::v4i32;
6837         unsigned VecElts = 4;
6838
6839         // Truncate the value (which may itself be a constant) to i32, and
6840         // convert it to a vector with movd (S2V+shuffle to zero extend).
6841         Item = DAG.getNode(ISD::TRUNCATE, dl, MVT::i32, Item);
6842         Item = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, VecVT, Item);
6843
6844         // If using the new shuffle lowering, just directly insert this.
6845         if (ExperimentalVectorShuffleLowering)
6846           return DAG.getNode(
6847               ISD::BITCAST, dl, VT,
6848               getShuffleVectorZeroOrUndef(Item, Idx * 2, true, Subtarget, DAG));
6849
6850         Item = getShuffleVectorZeroOrUndef(Item, 0, true, Subtarget, DAG);
6851
6852         // Now we have our 32-bit value zero extended in the low element of
6853         // a vector.  If Idx != 0, swizzle it into place.
6854         if (Idx != 0) {
6855           SmallVector<int, 4> Mask;
6856           Mask.push_back(Idx);
6857           for (unsigned i = 1; i != VecElts; ++i)
6858             Mask.push_back(i);
6859           Item = DAG.getVectorShuffle(VecVT, dl, Item, DAG.getUNDEF(VecVT),
6860                                       &Mask[0]);
6861         }
6862         return DAG.getNode(ISD::BITCAST, dl, VT, Item);
6863       }
6864     }
6865
6866     // If we have a constant or non-constant insertion into the low element of
6867     // a vector, we can do this with SCALAR_TO_VECTOR + shuffle of zero into
6868     // the rest of the elements.  This will be matched as movd/movq/movss/movsd
6869     // depending on what the source datatype is.
6870     if (Idx == 0) {
6871       if (NumZero == 0)
6872         return DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, VT, Item);
6873
6874       if (ExtVT == MVT::i32 || ExtVT == MVT::f32 || ExtVT == MVT::f64 ||
6875           (ExtVT == MVT::i64 && Subtarget->is64Bit())) {
6876         if (VT.is256BitVector() || VT.is512BitVector()) {
6877           SDValue ZeroVec = getZeroVector(VT, Subtarget, DAG, dl);
6878           return DAG.getNode(ISD::INSERT_VECTOR_ELT, dl, VT, ZeroVec,
6879                              Item, DAG.getIntPtrConstant(0));
6880         }
6881         assert(VT.is128BitVector() && "Expected an SSE value type!");
6882         Item = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, VT, Item);
6883         // Turn it into a MOVL (i.e. movss, movsd, or movd) to a zero vector.
6884         return getShuffleVectorZeroOrUndef(Item, 0, true, Subtarget, DAG);
6885       }
6886
6887       if (ExtVT == MVT::i16 || ExtVT == MVT::i8) {
6888         Item = DAG.getNode(ISD::ZERO_EXTEND, dl, MVT::i32, Item);
6889         Item = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, MVT::v4i32, Item);
6890         if (VT.is256BitVector()) {
6891           SDValue ZeroVec = getZeroVector(MVT::v8i32, Subtarget, DAG, dl);
6892           Item = Insert128BitVector(ZeroVec, Item, 0, DAG, dl);
6893         } else {
6894           assert(VT.is128BitVector() && "Expected an SSE value type!");
6895           Item = getShuffleVectorZeroOrUndef(Item, 0, true, Subtarget, DAG);
6896         }
6897         return DAG.getNode(ISD::BITCAST, dl, VT, Item);
6898       }
6899     }
6900
6901     // Is it a vector logical left shift?
6902     if (NumElems == 2 && Idx == 1 &&
6903         X86::isZeroNode(Op.getOperand(0)) &&
6904         !X86::isZeroNode(Op.getOperand(1))) {
6905       unsigned NumBits = VT.getSizeInBits();
6906       return getVShift(true, VT,
6907                        DAG.getNode(ISD::SCALAR_TO_VECTOR, dl,
6908                                    VT, Op.getOperand(1)),
6909                        NumBits/2, DAG, *this, dl);
6910     }
6911
6912     if (IsAllConstants) // Otherwise, it's better to do a constpool load.
6913       return SDValue();
6914
6915     // Otherwise, if this is a vector with i32 or f32 elements, and the element
6916     // is a non-constant being inserted into an element other than the low one,
6917     // we can't use a constant pool load.  Instead, use SCALAR_TO_VECTOR (aka
6918     // movd/movss) to move this into the low element, then shuffle it into
6919     // place.
6920     if (EVTBits == 32) {
6921       Item = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, VT, Item);
6922
6923       // If using the new shuffle lowering, just directly insert this.
6924       if (ExperimentalVectorShuffleLowering)
6925         return getShuffleVectorZeroOrUndef(Item, Idx, NumZero > 0, Subtarget, DAG);
6926
6927       // Turn it into a shuffle of zero and zero-extended scalar to vector.
6928       Item = getShuffleVectorZeroOrUndef(Item, 0, NumZero > 0, Subtarget, DAG);
6929       SmallVector<int, 8> MaskVec;
6930       for (unsigned i = 0; i != NumElems; ++i)
6931         MaskVec.push_back(i == Idx ? 0 : 1);
6932       return DAG.getVectorShuffle(VT, dl, Item, DAG.getUNDEF(VT), &MaskVec[0]);
6933     }
6934   }
6935
6936   // Splat is obviously ok. Let legalizer expand it to a shuffle.
6937   if (Values.size() == 1) {
6938     if (EVTBits == 32) {
6939       // Instead of a shuffle like this:
6940       // shuffle (scalar_to_vector (load (ptr + 4))), undef, <0, 0, 0, 0>
6941       // Check if it's possible to issue this instead.
6942       // shuffle (vload ptr)), undef, <1, 1, 1, 1>
6943       unsigned Idx = countTrailingZeros(NonZeros);
6944       SDValue Item = Op.getOperand(Idx);
6945       if (Op.getNode()->isOnlyUserOf(Item.getNode()))
6946         return LowerAsSplatVectorLoad(Item, VT, dl, DAG);
6947     }
6948     return SDValue();
6949   }
6950
6951   // A vector full of immediates; various special cases are already
6952   // handled, so this is best done with a single constant-pool load.
6953   if (IsAllConstants)
6954     return SDValue();
6955
6956   // For AVX-length vectors, build the individual 128-bit pieces and use
6957   // shuffles to put them in place.
6958   if (VT.is256BitVector() || VT.is512BitVector()) {
6959     SmallVector<SDValue, 64> V;
6960     for (unsigned i = 0; i != NumElems; ++i)
6961       V.push_back(Op.getOperand(i));
6962
6963     EVT HVT = EVT::getVectorVT(*DAG.getContext(), ExtVT, NumElems/2);
6964
6965     // Build both the lower and upper subvector.
6966     SDValue Lower = DAG.getNode(ISD::BUILD_VECTOR, dl, HVT,
6967                                 makeArrayRef(&V[0], NumElems/2));
6968     SDValue Upper = DAG.getNode(ISD::BUILD_VECTOR, dl, HVT,
6969                                 makeArrayRef(&V[NumElems / 2], NumElems/2));
6970
6971     // Recreate the wider vector with the lower and upper part.
6972     if (VT.is256BitVector())
6973       return Concat128BitVectors(Lower, Upper, VT, NumElems, DAG, dl);
6974     return Concat256BitVectors(Lower, Upper, VT, NumElems, DAG, dl);
6975   }
6976
6977   // Let legalizer expand 2-wide build_vectors.
6978   if (EVTBits == 64) {
6979     if (NumNonZero == 1) {
6980       // One half is zero or undef.
6981       unsigned Idx = countTrailingZeros(NonZeros);
6982       SDValue V2 = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, VT,
6983                                  Op.getOperand(Idx));
6984       return getShuffleVectorZeroOrUndef(V2, Idx, true, Subtarget, DAG);
6985     }
6986     return SDValue();
6987   }
6988
6989   // If element VT is < 32 bits, convert it to inserts into a zero vector.
6990   if (EVTBits == 8 && NumElems == 16) {
6991     SDValue V = LowerBuildVectorv16i8(Op, NonZeros,NumNonZero,NumZero, DAG,
6992                                         Subtarget, *this);
6993     if (V.getNode()) return V;
6994   }
6995
6996   if (EVTBits == 16 && NumElems == 8) {
6997     SDValue V = LowerBuildVectorv8i16(Op, NonZeros,NumNonZero,NumZero, DAG,
6998                                       Subtarget, *this);
6999     if (V.getNode()) return V;
7000   }
7001
7002   // If element VT is == 32 bits and has 4 elems, try to generate an INSERTPS
7003   if (EVTBits == 32 && NumElems == 4) {
7004     SDValue V = LowerBuildVectorv4x32(Op, NumElems, NonZeros, NumNonZero,
7005                                       NumZero, DAG, Subtarget, *this);
7006     if (V.getNode())
7007       return V;
7008   }
7009
7010   // If element VT is == 32 bits, turn it into a number of shuffles.
7011   SmallVector<SDValue, 8> V(NumElems);
7012   if (NumElems == 4 && NumZero > 0) {
7013     for (unsigned i = 0; i < 4; ++i) {
7014       bool isZero = !(NonZeros & (1 << i));
7015       if (isZero)
7016         V[i] = getZeroVector(VT, Subtarget, DAG, dl);
7017       else
7018         V[i] = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, VT, Op.getOperand(i));
7019     }
7020
7021     for (unsigned i = 0; i < 2; ++i) {
7022       switch ((NonZeros & (0x3 << i*2)) >> (i*2)) {
7023         default: break;
7024         case 0:
7025           V[i] = V[i*2];  // Must be a zero vector.
7026           break;
7027         case 1:
7028           V[i] = getMOVL(DAG, dl, VT, V[i*2+1], V[i*2]);
7029           break;
7030         case 2:
7031           V[i] = getMOVL(DAG, dl, VT, V[i*2], V[i*2+1]);
7032           break;
7033         case 3:
7034           V[i] = getUnpackl(DAG, dl, VT, V[i*2], V[i*2+1]);
7035           break;
7036       }
7037     }
7038
7039     bool Reverse1 = (NonZeros & 0x3) == 2;
7040     bool Reverse2 = ((NonZeros & (0x3 << 2)) >> 2) == 2;
7041     int MaskVec[] = {
7042       Reverse1 ? 1 : 0,
7043       Reverse1 ? 0 : 1,
7044       static_cast<int>(Reverse2 ? NumElems+1 : NumElems),
7045       static_cast<int>(Reverse2 ? NumElems   : NumElems+1)
7046     };
7047     return DAG.getVectorShuffle(VT, dl, V[0], V[1], &MaskVec[0]);
7048   }
7049
7050   if (Values.size() > 1 && VT.is128BitVector()) {
7051     // Check for a build vector of consecutive loads.
7052     for (unsigned i = 0; i < NumElems; ++i)
7053       V[i] = Op.getOperand(i);
7054
7055     // Check for elements which are consecutive loads.
7056     SDValue LD = EltsFromConsecutiveLoads(VT, V, dl, DAG, false);
7057     if (LD.getNode())
7058       return LD;
7059
7060     // Check for a build vector from mostly shuffle plus few inserting.
7061     SDValue Sh = buildFromShuffleMostly(Op, DAG);
7062     if (Sh.getNode())
7063       return Sh;
7064
7065     // For SSE 4.1, use insertps to put the high elements into the low element.
7066     if (getSubtarget()->hasSSE41()) {
7067       SDValue Result;
7068       if (Op.getOperand(0).getOpcode() != ISD::UNDEF)
7069         Result = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, VT, Op.getOperand(0));
7070       else
7071         Result = DAG.getUNDEF(VT);
7072
7073       for (unsigned i = 1; i < NumElems; ++i) {
7074         if (Op.getOperand(i).getOpcode() == ISD::UNDEF) continue;
7075         Result = DAG.getNode(ISD::INSERT_VECTOR_ELT, dl, VT, Result,
7076                              Op.getOperand(i), DAG.getIntPtrConstant(i));
7077       }
7078       return Result;
7079     }
7080
7081     // Otherwise, expand into a number of unpckl*, start by extending each of
7082     // our (non-undef) elements to the full vector width with the element in the
7083     // bottom slot of the vector (which generates no code for SSE).
7084     for (unsigned i = 0; i < NumElems; ++i) {
7085       if (Op.getOperand(i).getOpcode() != ISD::UNDEF)
7086         V[i] = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, VT, Op.getOperand(i));
7087       else
7088         V[i] = DAG.getUNDEF(VT);
7089     }
7090
7091     // Next, we iteratively mix elements, e.g. for v4f32:
7092     //   Step 1: unpcklps 0, 2 ==> X: <?, ?, 2, 0>
7093     //         : unpcklps 1, 3 ==> Y: <?, ?, 3, 1>
7094     //   Step 2: unpcklps X, Y ==>    <3, 2, 1, 0>
7095     unsigned EltStride = NumElems >> 1;
7096     while (EltStride != 0) {
7097       for (unsigned i = 0; i < EltStride; ++i) {
7098         // If V[i+EltStride] is undef and this is the first round of mixing,
7099         // then it is safe to just drop this shuffle: V[i] is already in the
7100         // right place, the one element (since it's the first round) being
7101         // inserted as undef can be dropped.  This isn't safe for successive
7102         // rounds because they will permute elements within both vectors.
7103         if (V[i+EltStride].getOpcode() == ISD::UNDEF &&
7104             EltStride == NumElems/2)
7105           continue;
7106
7107         V[i] = getUnpackl(DAG, dl, VT, V[i], V[i + EltStride]);
7108       }
7109       EltStride >>= 1;
7110     }
7111     return V[0];
7112   }
7113   return SDValue();
7114 }
7115
7116 // LowerAVXCONCAT_VECTORS - 256-bit AVX can use the vinsertf128 instruction
7117 // to create 256-bit vectors from two other 128-bit ones.
7118 static SDValue LowerAVXCONCAT_VECTORS(SDValue Op, SelectionDAG &DAG) {
7119   SDLoc dl(Op);
7120   MVT ResVT = Op.getSimpleValueType();
7121
7122   assert((ResVT.is256BitVector() ||
7123           ResVT.is512BitVector()) && "Value type must be 256-/512-bit wide");
7124
7125   SDValue V1 = Op.getOperand(0);
7126   SDValue V2 = Op.getOperand(1);
7127   unsigned NumElems = ResVT.getVectorNumElements();
7128   if(ResVT.is256BitVector())
7129     return Concat128BitVectors(V1, V2, ResVT, NumElems, DAG, dl);
7130
7131   if (Op.getNumOperands() == 4) {
7132     MVT HalfVT = MVT::getVectorVT(ResVT.getScalarType(),
7133                                 ResVT.getVectorNumElements()/2);
7134     SDValue V3 = Op.getOperand(2);
7135     SDValue V4 = Op.getOperand(3);
7136     return Concat256BitVectors(Concat128BitVectors(V1, V2, HalfVT, NumElems/2, DAG, dl),
7137       Concat128BitVectors(V3, V4, HalfVT, NumElems/2, DAG, dl), ResVT, NumElems, DAG, dl);
7138   }
7139   return Concat256BitVectors(V1, V2, ResVT, NumElems, DAG, dl);
7140 }
7141
7142 static SDValue LowerCONCAT_VECTORS(SDValue Op, SelectionDAG &DAG) {
7143   MVT LLVM_ATTRIBUTE_UNUSED VT = Op.getSimpleValueType();
7144   assert((VT.is256BitVector() && Op.getNumOperands() == 2) ||
7145          (VT.is512BitVector() && (Op.getNumOperands() == 2 ||
7146           Op.getNumOperands() == 4)));
7147
7148   // AVX can use the vinsertf128 instruction to create 256-bit vectors
7149   // from two other 128-bit ones.
7150
7151   // 512-bit vector may contain 2 256-bit vectors or 4 128-bit vectors
7152   return LowerAVXCONCAT_VECTORS(Op, DAG);
7153 }
7154
7155
7156 //===----------------------------------------------------------------------===//
7157 // Vector shuffle lowering
7158 //
7159 // This is an experimental code path for lowering vector shuffles on x86. It is
7160 // designed to handle arbitrary vector shuffles and blends, gracefully
7161 // degrading performance as necessary. It works hard to recognize idiomatic
7162 // shuffles and lower them to optimal instruction patterns without leaving
7163 // a framework that allows reasonably efficient handling of all vector shuffle
7164 // patterns.
7165 //===----------------------------------------------------------------------===//
7166
7167 /// \brief Tiny helper function to identify a no-op mask.
7168 ///
7169 /// This is a somewhat boring predicate function. It checks whether the mask
7170 /// array input, which is assumed to be a single-input shuffle mask of the kind
7171 /// used by the X86 shuffle instructions (not a fully general
7172 /// ShuffleVectorSDNode mask) requires any shuffles to occur. Both undef and an
7173 /// in-place shuffle are 'no-op's.
7174 static bool isNoopShuffleMask(ArrayRef<int> Mask) {
7175   for (int i = 0, Size = Mask.size(); i < Size; ++i)
7176     if (Mask[i] != -1 && Mask[i] != i)
7177       return false;
7178   return true;
7179 }
7180
7181 /// \brief Helper function to classify a mask as a single-input mask.
7182 ///
7183 /// This isn't a generic single-input test because in the vector shuffle
7184 /// lowering we canonicalize single inputs to be the first input operand. This
7185 /// means we can more quickly test for a single input by only checking whether
7186 /// an input from the second operand exists. We also assume that the size of
7187 /// mask corresponds to the size of the input vectors which isn't true in the
7188 /// fully general case.
7189 static bool isSingleInputShuffleMask(ArrayRef<int> Mask) {
7190   for (int M : Mask)
7191     if (M >= (int)Mask.size())
7192       return false;
7193   return true;
7194 }
7195
7196 // Hide this symbol with an anonymous namespace instead of 'static' so that MSVC
7197 // 2013 will allow us to use it as a non-type template parameter.
7198 namespace {
7199
7200 /// \brief Implementation of the \c isShuffleEquivalent variadic functor.
7201 ///
7202 /// See its documentation for details.
7203 bool isShuffleEquivalentImpl(ArrayRef<int> Mask, ArrayRef<const int *> Args) {
7204   if (Mask.size() != Args.size())
7205     return false;
7206   for (int i = 0, e = Mask.size(); i < e; ++i) {
7207     assert(*Args[i] >= 0 && "Arguments must be positive integers!");
7208     assert(*Args[i] < (int)Args.size() * 2 &&
7209            "Argument outside the range of possible shuffle inputs!");
7210     if (Mask[i] != -1 && Mask[i] != *Args[i])
7211       return false;
7212   }
7213   return true;
7214 }
7215
7216 } // namespace
7217
7218 /// \brief Checks whether a shuffle mask is equivalent to an explicit list of
7219 /// arguments.
7220 ///
7221 /// This is a fast way to test a shuffle mask against a fixed pattern:
7222 ///
7223 ///   if (isShuffleEquivalent(Mask, 3, 2, 1, 0)) { ... }
7224 ///
7225 /// It returns true if the mask is exactly as wide as the argument list, and
7226 /// each element of the mask is either -1 (signifying undef) or the value given
7227 /// in the argument.
7228 static const VariadicFunction1<
7229     bool, ArrayRef<int>, int, isShuffleEquivalentImpl> isShuffleEquivalent = {};
7230
7231 /// \brief Get a 4-lane 8-bit shuffle immediate for a mask.
7232 ///
7233 /// This helper function produces an 8-bit shuffle immediate corresponding to
7234 /// the ubiquitous shuffle encoding scheme used in x86 instructions for
7235 /// shuffling 4 lanes. It can be used with most of the PSHUF instructions for
7236 /// example.
7237 ///
7238 /// NB: We rely heavily on "undef" masks preserving the input lane.
7239 static SDValue getV4X86ShuffleImm8ForMask(ArrayRef<int> Mask,
7240                                           SelectionDAG &DAG) {
7241   assert(Mask.size() == 4 && "Only 4-lane shuffle masks");
7242   assert(Mask[0] >= -1 && Mask[0] < 4 && "Out of bound mask element!");
7243   assert(Mask[1] >= -1 && Mask[1] < 4 && "Out of bound mask element!");
7244   assert(Mask[2] >= -1 && Mask[2] < 4 && "Out of bound mask element!");
7245   assert(Mask[3] >= -1 && Mask[3] < 4 && "Out of bound mask element!");
7246
7247   unsigned Imm = 0;
7248   Imm |= (Mask[0] == -1 ? 0 : Mask[0]) << 0;
7249   Imm |= (Mask[1] == -1 ? 1 : Mask[1]) << 2;
7250   Imm |= (Mask[2] == -1 ? 2 : Mask[2]) << 4;
7251   Imm |= (Mask[3] == -1 ? 3 : Mask[3]) << 6;
7252   return DAG.getConstant(Imm, MVT::i8);
7253 }
7254
7255 /// \brief Handle lowering of 2-lane 64-bit floating point shuffles.
7256 ///
7257 /// This is the basis function for the 2-lane 64-bit shuffles as we have full
7258 /// support for floating point shuffles but not integer shuffles. These
7259 /// instructions will incur a domain crossing penalty on some chips though so
7260 /// it is better to avoid lowering through this for integer vectors where
7261 /// possible.
7262 static SDValue lowerV2F64VectorShuffle(SDValue Op, SDValue V1, SDValue V2,
7263                                        const X86Subtarget *Subtarget,
7264                                        SelectionDAG &DAG) {
7265   SDLoc DL(Op);
7266   assert(Op.getSimpleValueType() == MVT::v2f64 && "Bad shuffle type!");
7267   assert(V1.getSimpleValueType() == MVT::v2f64 && "Bad operand type!");
7268   assert(V2.getSimpleValueType() == MVT::v2f64 && "Bad operand type!");
7269   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(Op);
7270   ArrayRef<int> Mask = SVOp->getMask();
7271   assert(Mask.size() == 2 && "Unexpected mask size for v2 shuffle!");
7272
7273   if (isSingleInputShuffleMask(Mask)) {
7274     // Straight shuffle of a single input vector. Simulate this by using the
7275     // single input as both of the "inputs" to this instruction..
7276     unsigned SHUFPDMask = (Mask[0] == 1) | ((Mask[1] == 1) << 1);
7277     return DAG.getNode(X86ISD::SHUFP, SDLoc(Op), MVT::v2f64, V1, V1,
7278                        DAG.getConstant(SHUFPDMask, MVT::i8));
7279   }
7280   assert(Mask[0] >= 0 && Mask[0] < 2 && "Non-canonicalized blend!");
7281   assert(Mask[1] >= 2 && "Non-canonicalized blend!");
7282
7283   // Use dedicated unpack instructions for masks that match their pattern.
7284   if (isShuffleEquivalent(Mask, 0, 2))
7285     return DAG.getNode(X86ISD::UNPCKL, DL, MVT::v2f64, V1, V2);
7286   if (isShuffleEquivalent(Mask, 1, 3))
7287     return DAG.getNode(X86ISD::UNPCKH, DL, MVT::v2f64, V1, V2);
7288
7289   unsigned SHUFPDMask = (Mask[0] == 1) | (((Mask[1] - 2) == 1) << 1);
7290   return DAG.getNode(X86ISD::SHUFP, SDLoc(Op), MVT::v2f64, V1, V2,
7291                      DAG.getConstant(SHUFPDMask, MVT::i8));
7292 }
7293
7294 /// \brief Handle lowering of 2-lane 64-bit integer shuffles.
7295 ///
7296 /// Tries to lower a 2-lane 64-bit shuffle using shuffle operations provided by
7297 /// the integer unit to minimize domain crossing penalties. However, for blends
7298 /// it falls back to the floating point shuffle operation with appropriate bit
7299 /// casting.
7300 static SDValue lowerV2I64VectorShuffle(SDValue Op, SDValue V1, SDValue V2,
7301                                        const X86Subtarget *Subtarget,
7302                                        SelectionDAG &DAG) {
7303   SDLoc DL(Op);
7304   assert(Op.getSimpleValueType() == MVT::v2i64 && "Bad shuffle type!");
7305   assert(V1.getSimpleValueType() == MVT::v2i64 && "Bad operand type!");
7306   assert(V2.getSimpleValueType() == MVT::v2i64 && "Bad operand type!");
7307   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(Op);
7308   ArrayRef<int> Mask = SVOp->getMask();
7309   assert(Mask.size() == 2 && "Unexpected mask size for v2 shuffle!");
7310
7311   if (isSingleInputShuffleMask(Mask)) {
7312     // Straight shuffle of a single input vector. For everything from SSE2
7313     // onward this has a single fast instruction with no scary immediates.
7314     // We have to map the mask as it is actually a v4i32 shuffle instruction.
7315     V1 = DAG.getNode(ISD::BITCAST, DL, MVT::v4i32, V1);
7316     int WidenedMask[4] = {
7317         std::max(Mask[0], 0) * 2, std::max(Mask[0], 0) * 2 + 1,
7318         std::max(Mask[1], 0) * 2, std::max(Mask[1], 0) * 2 + 1};
7319     return DAG.getNode(
7320         ISD::BITCAST, DL, MVT::v2i64,
7321         DAG.getNode(X86ISD::PSHUFD, SDLoc(Op), MVT::v4i32, V1,
7322                     getV4X86ShuffleImm8ForMask(WidenedMask, DAG)));
7323   }
7324
7325   // Use dedicated unpack instructions for masks that match their pattern.
7326   if (isShuffleEquivalent(Mask, 0, 2))
7327     return DAG.getNode(X86ISD::UNPCKL, DL, MVT::v2i64, V1, V2);
7328   if (isShuffleEquivalent(Mask, 1, 3))
7329     return DAG.getNode(X86ISD::UNPCKH, DL, MVT::v2i64, V1, V2);
7330
7331   // We implement this with SHUFPD which is pretty lame because it will likely
7332   // incur 2 cycles of stall for integer vectors on Nehalem and older chips.
7333   // However, all the alternatives are still more cycles and newer chips don't
7334   // have this problem. It would be really nice if x86 had better shuffles here.
7335   V1 = DAG.getNode(ISD::BITCAST, DL, MVT::v2f64, V1);
7336   V2 = DAG.getNode(ISD::BITCAST, DL, MVT::v2f64, V2);
7337   return DAG.getNode(ISD::BITCAST, DL, MVT::v2i64,
7338                      DAG.getVectorShuffle(MVT::v2f64, DL, V1, V2, Mask));
7339 }
7340
7341 /// \brief Lower 4-lane 32-bit floating point shuffles.
7342 ///
7343 /// Uses instructions exclusively from the floating point unit to minimize
7344 /// domain crossing penalties, as these are sufficient to implement all v4f32
7345 /// shuffles.
7346 static SDValue lowerV4F32VectorShuffle(SDValue Op, SDValue V1, SDValue V2,
7347                                        const X86Subtarget *Subtarget,
7348                                        SelectionDAG &DAG) {
7349   SDLoc DL(Op);
7350   assert(Op.getSimpleValueType() == MVT::v4f32 && "Bad shuffle type!");
7351   assert(V1.getSimpleValueType() == MVT::v4f32 && "Bad operand type!");
7352   assert(V2.getSimpleValueType() == MVT::v4f32 && "Bad operand type!");
7353   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(Op);
7354   ArrayRef<int> Mask = SVOp->getMask();
7355   assert(Mask.size() == 4 && "Unexpected mask size for v4 shuffle!");
7356
7357   SDValue LowV = V1, HighV = V2;
7358   int NewMask[4] = {Mask[0], Mask[1], Mask[2], Mask[3]};
7359
7360   int NumV2Elements =
7361       std::count_if(Mask.begin(), Mask.end(), [](int M) { return M >= 4; });
7362
7363   if (NumV2Elements == 0)
7364     // Straight shuffle of a single input vector. We pass the input vector to
7365     // both operands to simulate this with a SHUFPS.
7366     return DAG.getNode(X86ISD::SHUFP, DL, MVT::v4f32, V1, V1,
7367                        getV4X86ShuffleImm8ForMask(Mask, DAG));
7368
7369   // Use dedicated unpack instructions for masks that match their pattern.
7370   if (isShuffleEquivalent(Mask, 0, 4, 1, 5))
7371     return DAG.getNode(X86ISD::UNPCKL, DL, MVT::v4f32, V1, V2);
7372   if (isShuffleEquivalent(Mask, 2, 6, 3, 7))
7373     return DAG.getNode(X86ISD::UNPCKH, DL, MVT::v4f32, V1, V2);
7374
7375   if (NumV2Elements == 1) {
7376     int V2Index =
7377         std::find_if(Mask.begin(), Mask.end(), [](int M) { return M >= 4; }) -
7378         Mask.begin();
7379
7380     // Check for whether we can use INSERTPS to perform the blend. We only use
7381     // INSERTPS when the V1 elements are already in the correct locations
7382     // because otherwise we can just always use two SHUFPS instructions which
7383     // are much smaller to encode than a SHUFPS and an INSERTPS.
7384     if (Subtarget->hasSSE41()) {
7385       // When using INSERTPS we can zero any lane of the destination. Collect
7386       // the zero inputs into a mask and drop them from the lanes of V1 which
7387       // actually need to be present as inputs to the INSERTPS.
7388       unsigned ZMask = 0;
7389       if (ISD::isBuildVectorAllZeros(V1.getNode())) {
7390         ZMask = 0xF ^ (1 << V2Index);
7391       } else if (V1.getOpcode() == ISD::BUILD_VECTOR) {
7392         for (int i = 0; i < 4; ++i) {
7393           int M = Mask[i];
7394           if (M >= 4)
7395             continue;
7396           if (M > -1) {
7397             SDValue Input = V1.getOperand(M);
7398             if (Input.getOpcode() != ISD::UNDEF &&
7399                 !X86::isZeroNode(Input)) {
7400               // A non-zero input!
7401               ZMask = 0;
7402               break;
7403             }
7404           }
7405           ZMask |= 1 << i;
7406         }
7407       }
7408
7409       // Synthesize a shuffle mask for the non-zero and non-v2 inputs.
7410       int InsertShuffleMask[4] = {-1, -1, -1, -1};
7411       for (int i = 0; i < 4; ++i)
7412         if (i != V2Index && (ZMask & (1 << i)) == 0)
7413           InsertShuffleMask[i] = Mask[i];
7414
7415       if (isNoopShuffleMask(InsertShuffleMask)) {
7416         // Replace V1 with undef if nothing from V1 survives the INSERTPS.
7417         if ((ZMask | 1 << V2Index) == 0xF)
7418           V1 = DAG.getUNDEF(MVT::v4f32);
7419
7420         // Insert the V2 element into the desired position.
7421         SDValue InsertPSMask =
7422             DAG.getIntPtrConstant(Mask[V2Index] << 6 | V2Index << 4 | ZMask);
7423         return DAG.getNode(X86ISD::INSERTPS, DL, MVT::v4f32, V1, V2,
7424                            InsertPSMask);
7425       }
7426     }
7427
7428     // Compute the index adjacent to V2Index and in the same half by toggling
7429     // the low bit.
7430     int V2AdjIndex = V2Index ^ 1;
7431
7432     if (Mask[V2AdjIndex] == -1) {
7433       // Handles all the cases where we have a single V2 element and an undef.
7434       // This will only ever happen in the high lanes because we commute the
7435       // vector otherwise.
7436       if (V2Index < 2)
7437         std::swap(LowV, HighV);
7438       NewMask[V2Index] -= 4;
7439     } else {
7440       // Handle the case where the V2 element ends up adjacent to a V1 element.
7441       // To make this work, blend them together as the first step.
7442       int V1Index = V2AdjIndex;
7443       int BlendMask[4] = {Mask[V2Index] - 4, 0, Mask[V1Index], 0};
7444       V2 = DAG.getNode(X86ISD::SHUFP, DL, MVT::v4f32, V2, V1,
7445                        getV4X86ShuffleImm8ForMask(BlendMask, DAG));
7446
7447       // Now proceed to reconstruct the final blend as we have the necessary
7448       // high or low half formed.
7449       if (V2Index < 2) {
7450         LowV = V2;
7451         HighV = V1;
7452       } else {
7453         HighV = V2;
7454       }
7455       NewMask[V1Index] = 2; // We put the V1 element in V2[2].
7456       NewMask[V2Index] = 0; // We shifted the V2 element into V2[0].
7457     }
7458   } else if (NumV2Elements == 2) {
7459     if (Mask[0] < 4 && Mask[1] < 4) {
7460       // Handle the easy case where we have V1 in the low lanes and V2 in the
7461       // high lanes. We never see this reversed because we sort the shuffle.
7462       NewMask[2] -= 4;
7463       NewMask[3] -= 4;
7464     } else {
7465       // We have a mixture of V1 and V2 in both low and high lanes. Rather than
7466       // trying to place elements directly, just blend them and set up the final
7467       // shuffle to place them.
7468
7469       // The first two blend mask elements are for V1, the second two are for
7470       // V2.
7471       int BlendMask[4] = {Mask[0] < 4 ? Mask[0] : Mask[1],
7472                           Mask[2] < 4 ? Mask[2] : Mask[3],
7473                           (Mask[0] >= 4 ? Mask[0] : Mask[1]) - 4,
7474                           (Mask[2] >= 4 ? Mask[2] : Mask[3]) - 4};
7475       V1 = DAG.getNode(X86ISD::SHUFP, DL, MVT::v4f32, V1, V2,
7476                        getV4X86ShuffleImm8ForMask(BlendMask, DAG));
7477
7478       // Now we do a normal shuffle of V1 by giving V1 as both operands to
7479       // a blend.
7480       LowV = HighV = V1;
7481       NewMask[0] = Mask[0] < 4 ? 0 : 2;
7482       NewMask[1] = Mask[0] < 4 ? 2 : 0;
7483       NewMask[2] = Mask[2] < 4 ? 1 : 3;
7484       NewMask[3] = Mask[2] < 4 ? 3 : 1;
7485     }
7486   }
7487   return DAG.getNode(X86ISD::SHUFP, DL, MVT::v4f32, LowV, HighV,
7488                      getV4X86ShuffleImm8ForMask(NewMask, DAG));
7489 }
7490
7491 /// \brief Lower 4-lane i32 vector shuffles.
7492 ///
7493 /// We try to handle these with integer-domain shuffles where we can, but for
7494 /// blends we use the floating point domain blend instructions.
7495 static SDValue lowerV4I32VectorShuffle(SDValue Op, SDValue V1, SDValue V2,
7496                                        const X86Subtarget *Subtarget,
7497                                        SelectionDAG &DAG) {
7498   SDLoc DL(Op);
7499   assert(Op.getSimpleValueType() == MVT::v4i32 && "Bad shuffle type!");
7500   assert(V1.getSimpleValueType() == MVT::v4i32 && "Bad operand type!");
7501   assert(V2.getSimpleValueType() == MVT::v4i32 && "Bad operand type!");
7502   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(Op);
7503   ArrayRef<int> Mask = SVOp->getMask();
7504   assert(Mask.size() == 4 && "Unexpected mask size for v4 shuffle!");
7505
7506   int NumV2Elements =
7507       std::count_if(Mask.begin(), Mask.end(), [](int M) { return M >= 4; });
7508
7509   if (NumV2Elements == 0)
7510     // Straight shuffle of a single input vector. For everything from SSE2
7511     // onward this has a single fast instruction with no scary immediates.
7512     return DAG.getNode(X86ISD::PSHUFD, DL, MVT::v4i32, V1,
7513                        getV4X86ShuffleImm8ForMask(Mask, DAG));
7514
7515   // Use dedicated unpack instructions for masks that match their pattern.
7516   if (isShuffleEquivalent(Mask, 0, 4, 1, 5))
7517     return DAG.getNode(X86ISD::UNPCKL, DL, MVT::v4i32, V1, V2);
7518   if (isShuffleEquivalent(Mask, 2, 6, 3, 7))
7519     return DAG.getNode(X86ISD::UNPCKH, DL, MVT::v4i32, V1, V2);
7520
7521   // There are special ways we can lower some single-element blends.
7522   if (NumV2Elements == 1) {
7523     int V2Index =
7524         std::find_if(Mask.begin(), Mask.end(), [](int M) { return M >= 4; }) -
7525         Mask.begin();
7526
7527     // Check for a single input from a SCALAR_TO_VECTOR node.
7528     // FIXME: All of this should be canonicalized into INSERT_VECTOR_ELT and
7529     // all the smarts here sunk into that routine. However, the current
7530     // lowering of BUILD_VECTOR makes that nearly impossible until the old
7531     // vector shuffle lowering is dead.
7532     if ((Mask[V2Index] == 4 && V2.getOpcode() == ISD::SCALAR_TO_VECTOR) ||
7533         V2.getOpcode() == ISD::BUILD_VECTOR) {
7534       SDValue V2S = V2.getOperand(Mask[V2Index] - 4);
7535
7536       bool V1IsAllZero = false;
7537       if (ISD::isBuildVectorAllZeros(V1.getNode())) {
7538         V1IsAllZero = true;
7539       } else if (V1.getOpcode() == ISD::BUILD_VECTOR) {
7540         V1IsAllZero = true;
7541         for (int M : Mask) {
7542           if (M < 0 || M >= 4)
7543             continue;
7544           SDValue Input = V1.getOperand(M);
7545           if (Input.getOpcode() != ISD::UNDEF && !X86::isZeroNode(Input)) {
7546             // A non-zero input!
7547             V1IsAllZero = false;
7548             break;
7549           }
7550         }
7551       }
7552       if (V1IsAllZero) {
7553         V2 = DAG.getNode(
7554             X86ISD::VZEXT_MOVL, DL, MVT::v4i32,
7555             DAG.getNode(ISD::SCALAR_TO_VECTOR, DL, MVT::v4i32, V2S));
7556         if (V2Index != 0) {
7557           int V2Shuffle[] = {1, 1, 1, 1};
7558           V2Shuffle[V2Index] = 0;
7559           V2 = DAG.getVectorShuffle(MVT::v4i32, DL, V2,
7560                                     DAG.getUNDEF(MVT::v4i32), V2Shuffle);
7561         }
7562         return V2;
7563       }
7564     }
7565   }
7566
7567   // We implement this with SHUFPS because it can blend from two vectors.
7568   // Because we're going to eventually use SHUFPS, we use SHUFPS even to build
7569   // up the inputs, bypassing domain shift penalties that we would encur if we
7570   // directly used PSHUFD on Nehalem and older. For newer chips, this isn't
7571   // relevant.
7572   return DAG.getNode(ISD::BITCAST, DL, MVT::v4i32,
7573                      DAG.getVectorShuffle(
7574                          MVT::v4f32, DL,
7575                          DAG.getNode(ISD::BITCAST, DL, MVT::v4f32, V1),
7576                          DAG.getNode(ISD::BITCAST, DL, MVT::v4f32, V2), Mask));
7577 }
7578
7579 /// \brief Lowering of single-input v8i16 shuffles is the cornerstone of SSE2
7580 /// shuffle lowering, and the most complex part.
7581 ///
7582 /// The lowering strategy is to try to form pairs of input lanes which are
7583 /// targeted at the same half of the final vector, and then use a dword shuffle
7584 /// to place them onto the right half, and finally unpack the paired lanes into
7585 /// their final position.
7586 ///
7587 /// The exact breakdown of how to form these dword pairs and align them on the
7588 /// correct sides is really tricky. See the comments within the function for
7589 /// more of the details.
7590 static SDValue lowerV8I16SingleInputVectorShuffle(
7591     SDLoc DL, SDValue V, MutableArrayRef<int> Mask,
7592     const X86Subtarget *Subtarget, SelectionDAG &DAG) {
7593   assert(V.getSimpleValueType() == MVT::v8i16 && "Bad input type!");
7594   MutableArrayRef<int> LoMask = Mask.slice(0, 4);
7595   MutableArrayRef<int> HiMask = Mask.slice(4, 4);
7596
7597   SmallVector<int, 4> LoInputs;
7598   std::copy_if(LoMask.begin(), LoMask.end(), std::back_inserter(LoInputs),
7599                [](int M) { return M >= 0; });
7600   std::sort(LoInputs.begin(), LoInputs.end());
7601   LoInputs.erase(std::unique(LoInputs.begin(), LoInputs.end()), LoInputs.end());
7602   SmallVector<int, 4> HiInputs;
7603   std::copy_if(HiMask.begin(), HiMask.end(), std::back_inserter(HiInputs),
7604                [](int M) { return M >= 0; });
7605   std::sort(HiInputs.begin(), HiInputs.end());
7606   HiInputs.erase(std::unique(HiInputs.begin(), HiInputs.end()), HiInputs.end());
7607   int NumLToL =
7608       std::lower_bound(LoInputs.begin(), LoInputs.end(), 4) - LoInputs.begin();
7609   int NumHToL = LoInputs.size() - NumLToL;
7610   int NumLToH =
7611       std::lower_bound(HiInputs.begin(), HiInputs.end(), 4) - HiInputs.begin();
7612   int NumHToH = HiInputs.size() - NumLToH;
7613   MutableArrayRef<int> LToLInputs(LoInputs.data(), NumLToL);
7614   MutableArrayRef<int> LToHInputs(HiInputs.data(), NumLToH);
7615   MutableArrayRef<int> HToLInputs(LoInputs.data() + NumLToL, NumHToL);
7616   MutableArrayRef<int> HToHInputs(HiInputs.data() + NumLToH, NumHToH);
7617
7618   // Simplify the 1-into-3 and 3-into-1 cases with a single pshufd. For all
7619   // such inputs we can swap two of the dwords across the half mark and end up
7620   // with <=2 inputs to each half in each half. Once there, we can fall through
7621   // to the generic code below. For example:
7622   //
7623   // Input: [a, b, c, d, e, f, g, h] -PSHUFD[0,2,1,3]-> [a, b, e, f, c, d, g, h]
7624   // Mask:  [0, 1, 2, 7, 4, 5, 6, 3] -----------------> [0, 1, 4, 7, 2, 3, 6, 5]
7625   //
7626   // However in some very rare cases we have a 1-into-3 or 3-into-1 on one half
7627   // and an existing 2-into-2 on the other half. In this case we may have to
7628   // pre-shuffle the 2-into-2 half to avoid turning it into a 3-into-1 or
7629   // 1-into-3 which could cause us to cycle endlessly fixing each side in turn.
7630   // Fortunately, we don't have to handle anything but a 2-into-2 pattern
7631   // because any other situation (including a 3-into-1 or 1-into-3 in the other
7632   // half than the one we target for fixing) will be fixed when we re-enter this
7633   // path. We will also combine away any sequence of PSHUFD instructions that
7634   // result into a single instruction. Here is an example of the tricky case:
7635   //
7636   // Input: [a, b, c, d, e, f, g, h] -PSHUFD[0,2,1,3]-> [a, b, e, f, c, d, g, h]
7637   // Mask:  [3, 7, 1, 0, 2, 7, 3, 5] -THIS-IS-BAD!!!!-> [5, 7, 1, 0, 4, 7, 5, 3]
7638   //
7639   // This now has a 1-into-3 in the high half! Instead, we do two shuffles:
7640   //
7641   // Input: [a, b, c, d, e, f, g, h] PSHUFHW[0,2,1,3]-> [a, b, c, d, e, g, f, h]
7642   // Mask:  [3, 7, 1, 0, 2, 7, 3, 5] -----------------> [3, 7, 1, 0, 2, 7, 3, 6]
7643   //
7644   // Input: [a, b, c, d, e, g, f, h] -PSHUFD[0,2,1,3]-> [a, b, e, g, c, d, f, h]
7645   // Mask:  [3, 7, 1, 0, 2, 7, 3, 6] -----------------> [5, 7, 1, 0, 4, 7, 5, 6]
7646   //
7647   // The result is fine to be handled by the generic logic.
7648   auto balanceSides = [&](ArrayRef<int> AToAInputs, ArrayRef<int> BToAInputs,
7649                           ArrayRef<int> BToBInputs, ArrayRef<int> AToBInputs,
7650                           int AOffset, int BOffset) {
7651     assert((AToAInputs.size() == 3 || AToAInputs.size() == 1) &&
7652            "Must call this with A having 3 or 1 inputs from the A half.");
7653     assert((BToAInputs.size() == 1 || BToAInputs.size() == 3) &&
7654            "Must call this with B having 1 or 3 inputs from the B half.");
7655     assert(AToAInputs.size() + BToAInputs.size() == 4 &&
7656            "Must call this with either 3:1 or 1:3 inputs (summing to 4).");
7657
7658     // Compute the index of dword with only one word among the three inputs in
7659     // a half by taking the sum of the half with three inputs and subtracting
7660     // the sum of the actual three inputs. The difference is the remaining
7661     // slot.
7662     int ADWord, BDWord;
7663     int &TripleDWord = AToAInputs.size() == 3 ? ADWord : BDWord;
7664     int &OneInputDWord = AToAInputs.size() == 3 ? BDWord : ADWord;
7665     int TripleInputOffset = AToAInputs.size() == 3 ? AOffset : BOffset;
7666     ArrayRef<int> TripleInputs = AToAInputs.size() == 3 ? AToAInputs : BToAInputs;
7667     int OneInput = AToAInputs.size() == 3 ? BToAInputs[0] : AToAInputs[0];
7668     int TripleInputSum = 0 + 1 + 2 + 3 + (4 * TripleInputOffset);
7669     int TripleNonInputIdx =
7670         TripleInputSum - std::accumulate(TripleInputs.begin(), TripleInputs.end(), 0);
7671     TripleDWord = TripleNonInputIdx / 2;
7672
7673     // We use xor with one to compute the adjacent DWord to whichever one the
7674     // OneInput is in.
7675     OneInputDWord = (OneInput / 2) ^ 1;
7676
7677     // Check for one tricky case: We're fixing a 3<-1 or a 1<-3 shuffle for AToA
7678     // and BToA inputs. If there is also such a problem with the BToB and AToB
7679     // inputs, we don't try to fix it necessarily -- we'll recurse and see it in
7680     // the next pass. However, if we have a 2<-2 in the BToB and AToB inputs, it
7681     // is essential that we don't *create* a 3<-1 as then we might oscillate.
7682     if (BToBInputs.size() == 2 && AToBInputs.size() == 2) {
7683       // Compute how many inputs will be flipped by swapping these DWords. We
7684       // need
7685       // to balance this to ensure we don't form a 3-1 shuffle in the other
7686       // half.
7687       int NumFlippedAToBInputs =
7688           std::count(AToBInputs.begin(), AToBInputs.end(), 2 * ADWord) +
7689           std::count(AToBInputs.begin(), AToBInputs.end(), 2 * ADWord + 1);
7690       int NumFlippedBToBInputs =
7691           std::count(BToBInputs.begin(), BToBInputs.end(), 2 * BDWord) +
7692           std::count(BToBInputs.begin(), BToBInputs.end(), 2 * BDWord + 1);
7693       if ((NumFlippedAToBInputs == 1 &&
7694            (NumFlippedBToBInputs == 0 || NumFlippedBToBInputs == 2)) ||
7695           (NumFlippedBToBInputs == 1 &&
7696            (NumFlippedAToBInputs == 0 || NumFlippedAToBInputs == 2))) {
7697         // We choose whether to fix the A half or B half based on whether that
7698         // half has zero flipped inputs. At zero, we may not be able to fix it
7699         // with that half. We also bias towards fixing the B half because that
7700         // will more commonly be the high half, and we have to bias one way.
7701         auto FixFlippedInputs = [&V, &DL, &Mask, &DAG](int PinnedIdx, int DWord,
7702                                                        ArrayRef<int> Inputs) {
7703           int FixIdx = PinnedIdx ^ 1; // The adjacent slot to the pinned slot.
7704           bool IsFixIdxInput = std::find(Inputs.begin(), Inputs.end(),
7705                                          PinnedIdx ^ 1) != Inputs.end();
7706           // Determine whether the free index is in the flipped dword or the
7707           // unflipped dword based on where the pinned index is. We use this bit
7708           // in an xor to conditionally select the adjacent dword.
7709           int FixFreeIdx = 2 * (DWord ^ (PinnedIdx / 2 == DWord));
7710           bool IsFixFreeIdxInput = std::find(Inputs.begin(), Inputs.end(),
7711                                              FixFreeIdx) != Inputs.end();
7712           if (IsFixIdxInput == IsFixFreeIdxInput)
7713             FixFreeIdx += 1;
7714           IsFixFreeIdxInput = std::find(Inputs.begin(), Inputs.end(),
7715                                         FixFreeIdx) != Inputs.end();
7716           assert(IsFixIdxInput != IsFixFreeIdxInput &&
7717                  "We need to be changing the number of flipped inputs!");
7718           int PSHUFHalfMask[] = {0, 1, 2, 3};
7719           std::swap(PSHUFHalfMask[FixFreeIdx % 4], PSHUFHalfMask[FixIdx % 4]);
7720           V = DAG.getNode(FixIdx < 4 ? X86ISD::PSHUFLW : X86ISD::PSHUFHW, DL,
7721                           MVT::v8i16, V,
7722                           getV4X86ShuffleImm8ForMask(PSHUFHalfMask, DAG));
7723
7724           for (int &M : Mask)
7725             if (M != -1 && M == FixIdx)
7726               M = FixFreeIdx;
7727             else if (M != -1 && M == FixFreeIdx)
7728               M = FixIdx;
7729         };
7730         if (NumFlippedBToBInputs != 0) {
7731           int BPinnedIdx =
7732               BToAInputs.size() == 3 ? TripleNonInputIdx : OneInput;
7733           FixFlippedInputs(BPinnedIdx, BDWord, BToBInputs);
7734         } else {
7735           assert(NumFlippedAToBInputs != 0 && "Impossible given predicates!");
7736           int APinnedIdx =
7737               AToAInputs.size() == 3 ? TripleNonInputIdx : OneInput;
7738           FixFlippedInputs(APinnedIdx, ADWord, AToBInputs);
7739         }
7740       }
7741     }
7742
7743     int PSHUFDMask[] = {0, 1, 2, 3};
7744     PSHUFDMask[ADWord] = BDWord;
7745     PSHUFDMask[BDWord] = ADWord;
7746     V = DAG.getNode(ISD::BITCAST, DL, MVT::v8i16,
7747                     DAG.getNode(X86ISD::PSHUFD, DL, MVT::v4i32,
7748                                 DAG.getNode(ISD::BITCAST, DL, MVT::v4i32, V),
7749                                 getV4X86ShuffleImm8ForMask(PSHUFDMask, DAG)));
7750
7751     // Adjust the mask to match the new locations of A and B.
7752     for (int &M : Mask)
7753       if (M != -1 && M/2 == ADWord)
7754         M = 2 * BDWord + M % 2;
7755       else if (M != -1 && M/2 == BDWord)
7756         M = 2 * ADWord + M % 2;
7757
7758     // Recurse back into this routine to re-compute state now that this isn't
7759     // a 3 and 1 problem.
7760     return DAG.getVectorShuffle(MVT::v8i16, DL, V, DAG.getUNDEF(MVT::v8i16),
7761                                 Mask);
7762   };
7763   if ((NumLToL == 3 && NumHToL == 1) || (NumLToL == 1 && NumHToL == 3))
7764     return balanceSides(LToLInputs, HToLInputs, HToHInputs, LToHInputs, 0, 4);
7765   else if ((NumHToH == 3 && NumLToH == 1) || (NumHToH == 1 && NumLToH == 3))
7766     return balanceSides(HToHInputs, LToHInputs, LToLInputs, HToLInputs, 4, 0);
7767
7768   // At this point there are at most two inputs to the low and high halves from
7769   // each half. That means the inputs can always be grouped into dwords and
7770   // those dwords can then be moved to the correct half with a dword shuffle.
7771   // We use at most one low and one high word shuffle to collect these paired
7772   // inputs into dwords, and finally a dword shuffle to place them.
7773   int PSHUFLMask[4] = {-1, -1, -1, -1};
7774   int PSHUFHMask[4] = {-1, -1, -1, -1};
7775   int PSHUFDMask[4] = {-1, -1, -1, -1};
7776
7777   // First fix the masks for all the inputs that are staying in their
7778   // original halves. This will then dictate the targets of the cross-half
7779   // shuffles.
7780   auto fixInPlaceInputs =
7781       [&PSHUFDMask](ArrayRef<int> InPlaceInputs, ArrayRef<int> IncomingInputs,
7782                     MutableArrayRef<int> SourceHalfMask,
7783                     MutableArrayRef<int> HalfMask, int HalfOffset) {
7784     if (InPlaceInputs.empty())
7785       return;
7786     if (InPlaceInputs.size() == 1) {
7787       SourceHalfMask[InPlaceInputs[0] - HalfOffset] =
7788           InPlaceInputs[0] - HalfOffset;
7789       PSHUFDMask[InPlaceInputs[0] / 2] = InPlaceInputs[0] / 2;
7790       return;
7791     }
7792     if (IncomingInputs.empty()) {
7793       // Just fix all of the in place inputs.
7794       for (int Input : InPlaceInputs) {
7795         SourceHalfMask[Input - HalfOffset] = Input - HalfOffset;
7796         PSHUFDMask[Input / 2] = Input / 2;
7797       }
7798       return;
7799     }
7800
7801     assert(InPlaceInputs.size() == 2 && "Cannot handle 3 or 4 inputs!");
7802     SourceHalfMask[InPlaceInputs[0] - HalfOffset] =
7803         InPlaceInputs[0] - HalfOffset;
7804     // Put the second input next to the first so that they are packed into
7805     // a dword. We find the adjacent index by toggling the low bit.
7806     int AdjIndex = InPlaceInputs[0] ^ 1;
7807     SourceHalfMask[AdjIndex - HalfOffset] = InPlaceInputs[1] - HalfOffset;
7808     std::replace(HalfMask.begin(), HalfMask.end(), InPlaceInputs[1], AdjIndex);
7809     PSHUFDMask[AdjIndex / 2] = AdjIndex / 2;
7810   };
7811   fixInPlaceInputs(LToLInputs, HToLInputs, PSHUFLMask, LoMask, 0);
7812   fixInPlaceInputs(HToHInputs, LToHInputs, PSHUFHMask, HiMask, 4);
7813
7814   // Now gather the cross-half inputs and place them into a free dword of
7815   // their target half.
7816   // FIXME: This operation could almost certainly be simplified dramatically to
7817   // look more like the 3-1 fixing operation.
7818   auto moveInputsToRightHalf = [&PSHUFDMask](
7819       MutableArrayRef<int> IncomingInputs, ArrayRef<int> ExistingInputs,
7820       MutableArrayRef<int> SourceHalfMask, MutableArrayRef<int> HalfMask,
7821       MutableArrayRef<int> FinalSourceHalfMask, int SourceOffset,
7822       int DestOffset) {
7823     auto isWordClobbered = [](ArrayRef<int> SourceHalfMask, int Word) {
7824       return SourceHalfMask[Word] != -1 && SourceHalfMask[Word] != Word;
7825     };
7826     auto isDWordClobbered = [&isWordClobbered](ArrayRef<int> SourceHalfMask,
7827                                                int Word) {
7828       int LowWord = Word & ~1;
7829       int HighWord = Word | 1;
7830       return isWordClobbered(SourceHalfMask, LowWord) ||
7831              isWordClobbered(SourceHalfMask, HighWord);
7832     };
7833
7834     if (IncomingInputs.empty())
7835       return;
7836
7837     if (ExistingInputs.empty()) {
7838       // Map any dwords with inputs from them into the right half.
7839       for (int Input : IncomingInputs) {
7840         // If the source half mask maps over the inputs, turn those into
7841         // swaps and use the swapped lane.
7842         if (isWordClobbered(SourceHalfMask, Input - SourceOffset)) {
7843           if (SourceHalfMask[SourceHalfMask[Input - SourceOffset]] == -1) {
7844             SourceHalfMask[SourceHalfMask[Input - SourceOffset]] =
7845                 Input - SourceOffset;
7846             // We have to swap the uses in our half mask in one sweep.
7847             for (int &M : HalfMask)
7848               if (M == SourceHalfMask[Input - SourceOffset] + SourceOffset)
7849                 M = Input;
7850               else if (M == Input)
7851                 M = SourceHalfMask[Input - SourceOffset] + SourceOffset;
7852           } else {
7853             assert(SourceHalfMask[SourceHalfMask[Input - SourceOffset]] ==
7854                        Input - SourceOffset &&
7855                    "Previous placement doesn't match!");
7856           }
7857           // Note that this correctly re-maps both when we do a swap and when
7858           // we observe the other side of the swap above. We rely on that to
7859           // avoid swapping the members of the input list directly.
7860           Input = SourceHalfMask[Input - SourceOffset] + SourceOffset;
7861         }
7862
7863         // Map the input's dword into the correct half.
7864         if (PSHUFDMask[(Input - SourceOffset + DestOffset) / 2] == -1)
7865           PSHUFDMask[(Input - SourceOffset + DestOffset) / 2] = Input / 2;
7866         else
7867           assert(PSHUFDMask[(Input - SourceOffset + DestOffset) / 2] ==
7868                      Input / 2 &&
7869                  "Previous placement doesn't match!");
7870       }
7871
7872       // And just directly shift any other-half mask elements to be same-half
7873       // as we will have mirrored the dword containing the element into the
7874       // same position within that half.
7875       for (int &M : HalfMask)
7876         if (M >= SourceOffset && M < SourceOffset + 4) {
7877           M = M - SourceOffset + DestOffset;
7878           assert(M >= 0 && "This should never wrap below zero!");
7879         }
7880       return;
7881     }
7882
7883     // Ensure we have the input in a viable dword of its current half. This
7884     // is particularly tricky because the original position may be clobbered
7885     // by inputs being moved and *staying* in that half.
7886     if (IncomingInputs.size() == 1) {
7887       if (isWordClobbered(SourceHalfMask, IncomingInputs[0] - SourceOffset)) {
7888         int InputFixed = std::find(std::begin(SourceHalfMask),
7889                                    std::end(SourceHalfMask), -1) -
7890                          std::begin(SourceHalfMask) + SourceOffset;
7891         SourceHalfMask[InputFixed - SourceOffset] =
7892             IncomingInputs[0] - SourceOffset;
7893         std::replace(HalfMask.begin(), HalfMask.end(), IncomingInputs[0],
7894                      InputFixed);
7895         IncomingInputs[0] = InputFixed;
7896       }
7897     } else if (IncomingInputs.size() == 2) {
7898       if (IncomingInputs[0] / 2 != IncomingInputs[1] / 2 ||
7899           isDWordClobbered(SourceHalfMask, IncomingInputs[0] - SourceOffset)) {
7900         // We have two non-adjacent or clobbered inputs we need to extract from
7901         // the source half. To do this, we need to map them into some adjacent
7902         // dword slot in the source mask.
7903         int InputsFixed[2] = {IncomingInputs[0] - SourceOffset,
7904                               IncomingInputs[1] - SourceOffset};
7905
7906         // If there is a free slot in the source half mask adjacent to one of
7907         // the inputs, place the other input in it. We use (Index XOR 1) to
7908         // compute an adjacent index.
7909         if (!isWordClobbered(SourceHalfMask, InputsFixed[0]) &&
7910             SourceHalfMask[InputsFixed[0] ^ 1] == -1) {
7911           SourceHalfMask[InputsFixed[0]] = InputsFixed[0];
7912           SourceHalfMask[InputsFixed[0] ^ 1] = InputsFixed[1];
7913           InputsFixed[1] = InputsFixed[0] ^ 1;
7914         } else if (!isWordClobbered(SourceHalfMask, InputsFixed[1]) &&
7915                    SourceHalfMask[InputsFixed[1] ^ 1] == -1) {
7916           SourceHalfMask[InputsFixed[1]] = InputsFixed[1];
7917           SourceHalfMask[InputsFixed[1] ^ 1] = InputsFixed[0];
7918           InputsFixed[0] = InputsFixed[1] ^ 1;
7919         } else if (SourceHalfMask[2 * ((InputsFixed[0] / 2) ^ 1)] == -1 &&
7920                    SourceHalfMask[2 * ((InputsFixed[0] / 2) ^ 1) + 1] == -1) {
7921           // The two inputs are in the same DWord but it is clobbered and the
7922           // adjacent DWord isn't used at all. Move both inputs to the free
7923           // slot.
7924           SourceHalfMask[2 * ((InputsFixed[0] / 2) ^ 1)] = InputsFixed[0];
7925           SourceHalfMask[2 * ((InputsFixed[0] / 2) ^ 1) + 1] = InputsFixed[1];
7926           InputsFixed[0] = 2 * ((InputsFixed[0] / 2) ^ 1);
7927           InputsFixed[1] = 2 * ((InputsFixed[0] / 2) ^ 1) + 1;
7928         } else {
7929           // The only way we hit this point is if there is no clobbering
7930           // (because there are no off-half inputs to this half) and there is no
7931           // free slot adjacent to one of the inputs. In this case, we have to
7932           // swap an input with a non-input.
7933           for (int i = 0; i < 4; ++i)
7934             assert((SourceHalfMask[i] == -1 || SourceHalfMask[i] == i) &&
7935                    "We can't handle any clobbers here!");
7936           assert(InputsFixed[1] != (InputsFixed[0] ^ 1) &&
7937                  "Cannot have adjacent inputs here!");
7938
7939           SourceHalfMask[InputsFixed[0] ^ 1] = InputsFixed[1];
7940           SourceHalfMask[InputsFixed[1]] = InputsFixed[0] ^ 1;
7941
7942           // We also have to update the final source mask in this case because
7943           // it may need to undo the above swap.
7944           for (int &M : FinalSourceHalfMask)
7945             if (M == (InputsFixed[0] ^ 1) + SourceOffset)
7946               M = InputsFixed[1] + SourceOffset;
7947             else if (M == InputsFixed[1] + SourceOffset)
7948               M = (InputsFixed[0] ^ 1) + SourceOffset;
7949
7950           InputsFixed[1] = InputsFixed[0] ^ 1;
7951         }
7952
7953         // Point everything at the fixed inputs.
7954         for (int &M : HalfMask)
7955           if (M == IncomingInputs[0])
7956             M = InputsFixed[0] + SourceOffset;
7957           else if (M == IncomingInputs[1])
7958             M = InputsFixed[1] + SourceOffset;
7959
7960         IncomingInputs[0] = InputsFixed[0] + SourceOffset;
7961         IncomingInputs[1] = InputsFixed[1] + SourceOffset;
7962       }
7963     } else {
7964       llvm_unreachable("Unhandled input size!");
7965     }
7966
7967     // Now hoist the DWord down to the right half.
7968     int FreeDWord = (PSHUFDMask[DestOffset / 2] == -1 ? 0 : 1) + DestOffset / 2;
7969     assert(PSHUFDMask[FreeDWord] == -1 && "DWord not free");
7970     PSHUFDMask[FreeDWord] = IncomingInputs[0] / 2;
7971     for (int &M : HalfMask)
7972       for (int Input : IncomingInputs)
7973         if (M == Input)
7974           M = FreeDWord * 2 + Input % 2;
7975   };
7976   moveInputsToRightHalf(HToLInputs, LToLInputs, PSHUFHMask, LoMask, HiMask,
7977                         /*SourceOffset*/ 4, /*DestOffset*/ 0);
7978   moveInputsToRightHalf(LToHInputs, HToHInputs, PSHUFLMask, HiMask, LoMask,
7979                         /*SourceOffset*/ 0, /*DestOffset*/ 4);
7980
7981   // Now enact all the shuffles we've computed to move the inputs into their
7982   // target half.
7983   if (!isNoopShuffleMask(PSHUFLMask))
7984     V = DAG.getNode(X86ISD::PSHUFLW, DL, MVT::v8i16, V,
7985                     getV4X86ShuffleImm8ForMask(PSHUFLMask, DAG));
7986   if (!isNoopShuffleMask(PSHUFHMask))
7987     V = DAG.getNode(X86ISD::PSHUFHW, DL, MVT::v8i16, V,
7988                     getV4X86ShuffleImm8ForMask(PSHUFHMask, DAG));
7989   if (!isNoopShuffleMask(PSHUFDMask))
7990     V = DAG.getNode(ISD::BITCAST, DL, MVT::v8i16,
7991                     DAG.getNode(X86ISD::PSHUFD, DL, MVT::v4i32,
7992                                 DAG.getNode(ISD::BITCAST, DL, MVT::v4i32, V),
7993                                 getV4X86ShuffleImm8ForMask(PSHUFDMask, DAG)));
7994
7995   // At this point, each half should contain all its inputs, and we can then
7996   // just shuffle them into their final position.
7997   assert(std::count_if(LoMask.begin(), LoMask.end(),
7998                        [](int M) { return M >= 4; }) == 0 &&
7999          "Failed to lift all the high half inputs to the low mask!");
8000   assert(std::count_if(HiMask.begin(), HiMask.end(),
8001                        [](int M) { return M >= 0 && M < 4; }) == 0 &&
8002          "Failed to lift all the low half inputs to the high mask!");
8003
8004   // Do a half shuffle for the low mask.
8005   if (!isNoopShuffleMask(LoMask))
8006     V = DAG.getNode(X86ISD::PSHUFLW, DL, MVT::v8i16, V,
8007                     getV4X86ShuffleImm8ForMask(LoMask, DAG));
8008
8009   // Do a half shuffle with the high mask after shifting its values down.
8010   for (int &M : HiMask)
8011     if (M >= 0)
8012       M -= 4;
8013   if (!isNoopShuffleMask(HiMask))
8014     V = DAG.getNode(X86ISD::PSHUFHW, DL, MVT::v8i16, V,
8015                     getV4X86ShuffleImm8ForMask(HiMask, DAG));
8016
8017   return V;
8018 }
8019
8020 /// \brief Detect whether the mask pattern should be lowered through
8021 /// interleaving.
8022 ///
8023 /// This essentially tests whether viewing the mask as an interleaving of two
8024 /// sub-sequences reduces the cross-input traffic of a blend operation. If so,
8025 /// lowering it through interleaving is a significantly better strategy.
8026 static bool shouldLowerAsInterleaving(ArrayRef<int> Mask) {
8027   int NumEvenInputs[2] = {0, 0};
8028   int NumOddInputs[2] = {0, 0};
8029   int NumLoInputs[2] = {0, 0};
8030   int NumHiInputs[2] = {0, 0};
8031   for (int i = 0, Size = Mask.size(); i < Size; ++i) {
8032     if (Mask[i] < 0)
8033       continue;
8034
8035     int InputIdx = Mask[i] >= Size;
8036
8037     if (i < Size / 2)
8038       ++NumLoInputs[InputIdx];
8039     else
8040       ++NumHiInputs[InputIdx];
8041
8042     if ((i % 2) == 0)
8043       ++NumEvenInputs[InputIdx];
8044     else
8045       ++NumOddInputs[InputIdx];
8046   }
8047
8048   // The minimum number of cross-input results for both the interleaved and
8049   // split cases. If interleaving results in fewer cross-input results, return
8050   // true.
8051   int InterleavedCrosses = std::min(NumEvenInputs[1] + NumOddInputs[0],
8052                                     NumEvenInputs[0] + NumOddInputs[1]);
8053   int SplitCrosses = std::min(NumLoInputs[1] + NumHiInputs[0],
8054                               NumLoInputs[0] + NumHiInputs[1]);
8055   return InterleavedCrosses < SplitCrosses;
8056 }
8057
8058 /// \brief Blend two v8i16 vectors using a naive unpack strategy.
8059 ///
8060 /// This strategy only works when the inputs from each vector fit into a single
8061 /// half of that vector, and generally there are not so many inputs as to leave
8062 /// the in-place shuffles required highly constrained (and thus expensive). It
8063 /// shifts all the inputs into a single side of both input vectors and then
8064 /// uses an unpack to interleave these inputs in a single vector. At that
8065 /// point, we will fall back on the generic single input shuffle lowering.
8066 static SDValue lowerV8I16BasicBlendVectorShuffle(SDLoc DL, SDValue V1,
8067                                                  SDValue V2,
8068                                                  MutableArrayRef<int> Mask,
8069                                                  const X86Subtarget *Subtarget,
8070                                                  SelectionDAG &DAG) {
8071   assert(V1.getSimpleValueType() == MVT::v8i16 && "Bad input type!");
8072   assert(V2.getSimpleValueType() == MVT::v8i16 && "Bad input type!");
8073   SmallVector<int, 3> LoV1Inputs, HiV1Inputs, LoV2Inputs, HiV2Inputs;
8074   for (int i = 0; i < 8; ++i)
8075     if (Mask[i] >= 0 && Mask[i] < 4)
8076       LoV1Inputs.push_back(i);
8077     else if (Mask[i] >= 4 && Mask[i] < 8)
8078       HiV1Inputs.push_back(i);
8079     else if (Mask[i] >= 8 && Mask[i] < 12)
8080       LoV2Inputs.push_back(i);
8081     else if (Mask[i] >= 12)
8082       HiV2Inputs.push_back(i);
8083
8084   int NumV1Inputs = LoV1Inputs.size() + HiV1Inputs.size();
8085   int NumV2Inputs = LoV2Inputs.size() + HiV2Inputs.size();
8086   (void)NumV1Inputs;
8087   (void)NumV2Inputs;
8088   assert(NumV1Inputs > 0 && NumV1Inputs <= 3 && "At most 3 inputs supported");
8089   assert(NumV2Inputs > 0 && NumV2Inputs <= 3 && "At most 3 inputs supported");
8090   assert(NumV1Inputs + NumV2Inputs <= 4 && "At most 4 combined inputs");
8091
8092   bool MergeFromLo = LoV1Inputs.size() + LoV2Inputs.size() >=
8093                      HiV1Inputs.size() + HiV2Inputs.size();
8094
8095   auto moveInputsToHalf = [&](SDValue V, ArrayRef<int> LoInputs,
8096                               ArrayRef<int> HiInputs, bool MoveToLo,
8097                               int MaskOffset) {
8098     ArrayRef<int> GoodInputs = MoveToLo ? LoInputs : HiInputs;
8099     ArrayRef<int> BadInputs = MoveToLo ? HiInputs : LoInputs;
8100     if (BadInputs.empty())
8101       return V;
8102
8103     int MoveMask[] = {-1, -1, -1, -1, -1, -1, -1, -1};
8104     int MoveOffset = MoveToLo ? 0 : 4;
8105
8106     if (GoodInputs.empty()) {
8107       for (int BadInput : BadInputs) {
8108         MoveMask[Mask[BadInput] % 4 + MoveOffset] = Mask[BadInput] - MaskOffset;
8109         Mask[BadInput] = Mask[BadInput] % 4 + MoveOffset + MaskOffset;
8110       }
8111     } else {
8112       if (GoodInputs.size() == 2) {
8113         // If the low inputs are spread across two dwords, pack them into
8114         // a single dword.
8115         MoveMask[MoveOffset] = Mask[GoodInputs[0]] - MaskOffset;
8116         MoveMask[MoveOffset + 1] = Mask[GoodInputs[1]] - MaskOffset;
8117         Mask[GoodInputs[0]] = MoveOffset + MaskOffset;
8118         Mask[GoodInputs[1]] = MoveOffset + 1 + MaskOffset;
8119       } else {
8120         // Otherwise pin the good inputs.
8121         for (int GoodInput : GoodInputs)
8122           MoveMask[Mask[GoodInput] - MaskOffset] = Mask[GoodInput] - MaskOffset;
8123       }
8124
8125       if (BadInputs.size() == 2) {
8126         // If we have two bad inputs then there may be either one or two good
8127         // inputs fixed in place. Find a fixed input, and then find the *other*
8128         // two adjacent indices by using modular arithmetic.
8129         int GoodMaskIdx =
8130             std::find_if(std::begin(MoveMask) + MoveOffset, std::end(MoveMask),
8131                          [](int M) { return M >= 0; }) -
8132             std::begin(MoveMask);
8133         int MoveMaskIdx =
8134             ((((GoodMaskIdx - MoveOffset) & ~1) + 2) % 4) + MoveOffset;
8135         assert(MoveMask[MoveMaskIdx] == -1 && "Expected empty slot");
8136         assert(MoveMask[MoveMaskIdx + 1] == -1 && "Expected empty slot");
8137         MoveMask[MoveMaskIdx] = Mask[BadInputs[0]] - MaskOffset;
8138         MoveMask[MoveMaskIdx + 1] = Mask[BadInputs[1]] - MaskOffset;
8139         Mask[BadInputs[0]] = MoveMaskIdx + MaskOffset;
8140         Mask[BadInputs[1]] = MoveMaskIdx + 1 + MaskOffset;
8141       } else {
8142         assert(BadInputs.size() == 1 && "All sizes handled");
8143         int MoveMaskIdx = std::find(std::begin(MoveMask) + MoveOffset,
8144                                     std::end(MoveMask), -1) -
8145                           std::begin(MoveMask);
8146         MoveMask[MoveMaskIdx] = Mask[BadInputs[0]] - MaskOffset;
8147         Mask[BadInputs[0]] = MoveMaskIdx + MaskOffset;
8148       }
8149     }
8150
8151     return DAG.getVectorShuffle(MVT::v8i16, DL, V, DAG.getUNDEF(MVT::v8i16),
8152                                 MoveMask);
8153   };
8154   V1 = moveInputsToHalf(V1, LoV1Inputs, HiV1Inputs, MergeFromLo,
8155                         /*MaskOffset*/ 0);
8156   V2 = moveInputsToHalf(V2, LoV2Inputs, HiV2Inputs, MergeFromLo,
8157                         /*MaskOffset*/ 8);
8158
8159   // FIXME: Select an interleaving of the merge of V1 and V2 that minimizes
8160   // cross-half traffic in the final shuffle.
8161
8162   // Munge the mask to be a single-input mask after the unpack merges the
8163   // results.
8164   for (int &M : Mask)
8165     if (M != -1)
8166       M = 2 * (M % 4) + (M / 8);
8167
8168   return DAG.getVectorShuffle(
8169       MVT::v8i16, DL, DAG.getNode(MergeFromLo ? X86ISD::UNPCKL : X86ISD::UNPCKH,
8170                                   DL, MVT::v8i16, V1, V2),
8171       DAG.getUNDEF(MVT::v8i16), Mask);
8172 }
8173
8174 /// \brief Generic lowering of 8-lane i16 shuffles.
8175 ///
8176 /// This handles both single-input shuffles and combined shuffle/blends with
8177 /// two inputs. The single input shuffles are immediately delegated to
8178 /// a dedicated lowering routine.
8179 ///
8180 /// The blends are lowered in one of three fundamental ways. If there are few
8181 /// enough inputs, it delegates to a basic UNPCK-based strategy. If the shuffle
8182 /// of the input is significantly cheaper when lowered as an interleaving of
8183 /// the two inputs, try to interleave them. Otherwise, blend the low and high
8184 /// halves of the inputs separately (making them have relatively few inputs)
8185 /// and then concatenate them.
8186 static SDValue lowerV8I16VectorShuffle(SDValue Op, SDValue V1, SDValue V2,
8187                                        const X86Subtarget *Subtarget,
8188                                        SelectionDAG &DAG) {
8189   SDLoc DL(Op);
8190   assert(Op.getSimpleValueType() == MVT::v8i16 && "Bad shuffle type!");
8191   assert(V1.getSimpleValueType() == MVT::v8i16 && "Bad operand type!");
8192   assert(V2.getSimpleValueType() == MVT::v8i16 && "Bad operand type!");
8193   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(Op);
8194   ArrayRef<int> OrigMask = SVOp->getMask();
8195   int MaskStorage[8] = {OrigMask[0], OrigMask[1], OrigMask[2], OrigMask[3],
8196                         OrigMask[4], OrigMask[5], OrigMask[6], OrigMask[7]};
8197   MutableArrayRef<int> Mask(MaskStorage);
8198
8199   assert(Mask.size() == 8 && "Unexpected mask size for v8 shuffle!");
8200
8201   auto isV1 = [](int M) { return M >= 0 && M < 8; };
8202   auto isV2 = [](int M) { return M >= 8; };
8203
8204   int NumV1Inputs = std::count_if(Mask.begin(), Mask.end(), isV1);
8205   int NumV2Inputs = std::count_if(Mask.begin(), Mask.end(), isV2);
8206
8207   if (NumV2Inputs == 0)
8208     return lowerV8I16SingleInputVectorShuffle(DL, V1, Mask, Subtarget, DAG);
8209
8210   assert(NumV1Inputs > 0 && "All single-input shuffles should be canonicalized "
8211                             "to be V1-input shuffles.");
8212
8213   if (NumV1Inputs + NumV2Inputs <= 4)
8214     return lowerV8I16BasicBlendVectorShuffle(DL, V1, V2, Mask, Subtarget, DAG);
8215
8216   // Check whether an interleaving lowering is likely to be more efficient.
8217   // This isn't perfect but it is a strong heuristic that tends to work well on
8218   // the kinds of shuffles that show up in practice.
8219   //
8220   // FIXME: Handle 1x, 2x, and 4x interleaving.
8221   if (shouldLowerAsInterleaving(Mask)) {
8222     // FIXME: Figure out whether we should pack these into the low or high
8223     // halves.
8224
8225     int EMask[8], OMask[8];
8226     for (int i = 0; i < 4; ++i) {
8227       EMask[i] = Mask[2*i];
8228       OMask[i] = Mask[2*i + 1];
8229       EMask[i + 4] = -1;
8230       OMask[i + 4] = -1;
8231     }
8232
8233     SDValue Evens = DAG.getVectorShuffle(MVT::v8i16, DL, V1, V2, EMask);
8234     SDValue Odds = DAG.getVectorShuffle(MVT::v8i16, DL, V1, V2, OMask);
8235
8236     return DAG.getNode(X86ISD::UNPCKL, DL, MVT::v8i16, Evens, Odds);
8237   }
8238
8239   int LoBlendMask[8] = {-1, -1, -1, -1, -1, -1, -1, -1};
8240   int HiBlendMask[8] = {-1, -1, -1, -1, -1, -1, -1, -1};
8241
8242   for (int i = 0; i < 4; ++i) {
8243     LoBlendMask[i] = Mask[i];
8244     HiBlendMask[i] = Mask[i + 4];
8245   }
8246
8247   SDValue LoV = DAG.getVectorShuffle(MVT::v8i16, DL, V1, V2, LoBlendMask);
8248   SDValue HiV = DAG.getVectorShuffle(MVT::v8i16, DL, V1, V2, HiBlendMask);
8249   LoV = DAG.getNode(ISD::BITCAST, DL, MVT::v2i64, LoV);
8250   HiV = DAG.getNode(ISD::BITCAST, DL, MVT::v2i64, HiV);
8251
8252   return DAG.getNode(ISD::BITCAST, DL, MVT::v8i16,
8253                      DAG.getNode(X86ISD::UNPCKL, DL, MVT::v2i64, LoV, HiV));
8254 }
8255
8256 /// \brief Check whether a compaction lowering can be done by dropping even
8257 /// elements and compute how many times even elements must be dropped.
8258 ///
8259 /// This handles shuffles which take every Nth element where N is a power of
8260 /// two. Example shuffle masks:
8261 ///
8262 ///  N = 1:  0,  2,  4,  6,  8, 10, 12, 14,  0,  2,  4,  6,  8, 10, 12, 14
8263 ///  N = 1:  0,  2,  4,  6,  8, 10, 12, 14, 16, 18, 20, 22, 24, 26, 28, 30
8264 ///  N = 2:  0,  4,  8, 12,  0,  4,  8, 12,  0,  4,  8, 12,  0,  4,  8, 12
8265 ///  N = 2:  0,  4,  8, 12, 16, 20, 24, 28,  0,  4,  8, 12, 16, 20, 24, 28
8266 ///  N = 3:  0,  8,  0,  8,  0,  8,  0,  8,  0,  8,  0,  8,  0,  8,  0,  8
8267 ///  N = 3:  0,  8, 16, 24,  0,  8, 16, 24,  0,  8, 16, 24,  0,  8, 16, 24
8268 ///
8269 /// Any of these lanes can of course be undef.
8270 ///
8271 /// This routine only supports N <= 3.
8272 /// FIXME: Evaluate whether either AVX or AVX-512 have any opportunities here
8273 /// for larger N.
8274 ///
8275 /// \returns N above, or the number of times even elements must be dropped if
8276 /// there is such a number. Otherwise returns zero.
8277 static int canLowerByDroppingEvenElements(ArrayRef<int> Mask) {
8278   // Figure out whether we're looping over two inputs or just one.
8279   bool IsSingleInput = isSingleInputShuffleMask(Mask);
8280
8281   // The modulus for the shuffle vector entries is based on whether this is
8282   // a single input or not.
8283   int ShuffleModulus = Mask.size() * (IsSingleInput ? 1 : 2);
8284   assert(isPowerOf2_32((uint32_t)ShuffleModulus) &&
8285          "We should only be called with masks with a power-of-2 size!");
8286
8287   uint64_t ModMask = (uint64_t)ShuffleModulus - 1;
8288
8289   // We track whether the input is viable for all power-of-2 strides 2^1, 2^2,
8290   // and 2^3 simultaneously. This is because we may have ambiguity with
8291   // partially undef inputs.
8292   bool ViableForN[3] = {true, true, true};
8293
8294   for (int i = 0, e = Mask.size(); i < e; ++i) {
8295     // Ignore undef lanes, we'll optimistically collapse them to the pattern we
8296     // want.
8297     if (Mask[i] == -1)
8298       continue;
8299
8300     bool IsAnyViable = false;
8301     for (unsigned j = 0; j != array_lengthof(ViableForN); ++j)
8302       if (ViableForN[j]) {
8303         uint64_t N = j + 1;
8304
8305         // The shuffle mask must be equal to (i * 2^N) % M.
8306         if ((uint64_t)Mask[i] == (((uint64_t)i << N) & ModMask))
8307           IsAnyViable = true;
8308         else
8309           ViableForN[j] = false;
8310       }
8311     // Early exit if we exhaust the possible powers of two.
8312     if (!IsAnyViable)
8313       break;
8314   }
8315
8316   for (unsigned j = 0; j != array_lengthof(ViableForN); ++j)
8317     if (ViableForN[j])
8318       return j + 1;
8319
8320   // Return 0 as there is no viable power of two.
8321   return 0;
8322 }
8323
8324 /// \brief Generic lowering of v16i8 shuffles.
8325 ///
8326 /// This is a hybrid strategy to lower v16i8 vectors. It first attempts to
8327 /// detect any complexity reducing interleaving. If that doesn't help, it uses
8328 /// UNPCK to spread the i8 elements across two i16-element vectors, and uses
8329 /// the existing lowering for v8i16 blends on each half, finally PACK-ing them
8330 /// back together.
8331 static SDValue lowerV16I8VectorShuffle(SDValue Op, SDValue V1, SDValue V2,
8332                                        const X86Subtarget *Subtarget,
8333                                        SelectionDAG &DAG) {
8334   SDLoc DL(Op);
8335   assert(Op.getSimpleValueType() == MVT::v16i8 && "Bad shuffle type!");
8336   assert(V1.getSimpleValueType() == MVT::v16i8 && "Bad operand type!");
8337   assert(V2.getSimpleValueType() == MVT::v16i8 && "Bad operand type!");
8338   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(Op);
8339   ArrayRef<int> OrigMask = SVOp->getMask();
8340   assert(OrigMask.size() == 16 && "Unexpected mask size for v16 shuffle!");
8341   int MaskStorage[16] = {
8342       OrigMask[0],  OrigMask[1],  OrigMask[2],  OrigMask[3],
8343       OrigMask[4],  OrigMask[5],  OrigMask[6],  OrigMask[7],
8344       OrigMask[8],  OrigMask[9],  OrigMask[10], OrigMask[11],
8345       OrigMask[12], OrigMask[13], OrigMask[14], OrigMask[15]};
8346   MutableArrayRef<int> Mask(MaskStorage);
8347   MutableArrayRef<int> LoMask = Mask.slice(0, 8);
8348   MutableArrayRef<int> HiMask = Mask.slice(8, 8);
8349
8350   // For single-input shuffles, there are some nicer lowering tricks we can use.
8351   if (isSingleInputShuffleMask(Mask)) {
8352     // Check whether we can widen this to an i16 shuffle by duplicating bytes.
8353     // Notably, this handles splat and partial-splat shuffles more efficiently.
8354     // However, it only makes sense if the pre-duplication shuffle simplifies
8355     // things significantly. Currently, this means we need to be able to
8356     // express the pre-duplication shuffle as an i16 shuffle.
8357     //
8358     // FIXME: We should check for other patterns which can be widened into an
8359     // i16 shuffle as well.
8360     auto canWidenViaDuplication = [](ArrayRef<int> Mask) {
8361       for (int i = 0; i < 16; i += 2) {
8362         if (Mask[i] != Mask[i + 1])
8363           return false;
8364       }
8365       return true;
8366     };
8367     auto tryToWidenViaDuplication = [&]() -> SDValue {
8368       if (!canWidenViaDuplication(Mask))
8369         return SDValue();
8370       SmallVector<int, 4> LoInputs;
8371       std::copy_if(Mask.begin(), Mask.end(), std::back_inserter(LoInputs),
8372                    [](int M) { return M >= 0 && M < 8; });
8373       std::sort(LoInputs.begin(), LoInputs.end());
8374       LoInputs.erase(std::unique(LoInputs.begin(), LoInputs.end()),
8375                      LoInputs.end());
8376       SmallVector<int, 4> HiInputs;
8377       std::copy_if(Mask.begin(), Mask.end(), std::back_inserter(HiInputs),
8378                    [](int M) { return M >= 8; });
8379       std::sort(HiInputs.begin(), HiInputs.end());
8380       HiInputs.erase(std::unique(HiInputs.begin(), HiInputs.end()),
8381                      HiInputs.end());
8382
8383       bool TargetLo = LoInputs.size() >= HiInputs.size();
8384       ArrayRef<int> InPlaceInputs = TargetLo ? LoInputs : HiInputs;
8385       ArrayRef<int> MovingInputs = TargetLo ? HiInputs : LoInputs;
8386
8387       int PreDupI16Shuffle[] = {-1, -1, -1, -1, -1, -1, -1, -1};
8388       SmallDenseMap<int, int, 8> LaneMap;
8389       for (int I : InPlaceInputs) {
8390         PreDupI16Shuffle[I/2] = I/2;
8391         LaneMap[I] = I;
8392       }
8393       int j = TargetLo ? 0 : 4, je = j + 4;
8394       for (int i = 0, ie = MovingInputs.size(); i < ie; ++i) {
8395         // Check if j is already a shuffle of this input. This happens when
8396         // there are two adjacent bytes after we move the low one.
8397         if (PreDupI16Shuffle[j] != MovingInputs[i] / 2) {
8398           // If we haven't yet mapped the input, search for a slot into which
8399           // we can map it.
8400           while (j < je && PreDupI16Shuffle[j] != -1)
8401             ++j;
8402
8403           if (j == je)
8404             // We can't place the inputs into a single half with a simple i16 shuffle, so bail.
8405             return SDValue();
8406
8407           // Map this input with the i16 shuffle.
8408           PreDupI16Shuffle[j] = MovingInputs[i] / 2;
8409         }
8410
8411         // Update the lane map based on the mapping we ended up with.
8412         LaneMap[MovingInputs[i]] = 2 * j + MovingInputs[i] % 2;
8413       }
8414       V1 = DAG.getNode(
8415           ISD::BITCAST, DL, MVT::v16i8,
8416           DAG.getVectorShuffle(MVT::v8i16, DL,
8417                                DAG.getNode(ISD::BITCAST, DL, MVT::v8i16, V1),
8418                                DAG.getUNDEF(MVT::v8i16), PreDupI16Shuffle));
8419
8420       // Unpack the bytes to form the i16s that will be shuffled into place.
8421       V1 = DAG.getNode(TargetLo ? X86ISD::UNPCKL : X86ISD::UNPCKH, DL,
8422                        MVT::v16i8, V1, V1);
8423
8424       int PostDupI16Shuffle[8] = {-1, -1, -1, -1, -1, -1, -1, -1};
8425       for (int i = 0; i < 16; i += 2) {
8426         if (Mask[i] != -1)
8427           PostDupI16Shuffle[i / 2] = LaneMap[Mask[i]] - (TargetLo ? 0 : 8);
8428         assert(PostDupI16Shuffle[i / 2] < 8 && "Invalid v8 shuffle mask!");
8429       }
8430       return DAG.getNode(
8431           ISD::BITCAST, DL, MVT::v16i8,
8432           DAG.getVectorShuffle(MVT::v8i16, DL,
8433                                DAG.getNode(ISD::BITCAST, DL, MVT::v8i16, V1),
8434                                DAG.getUNDEF(MVT::v8i16), PostDupI16Shuffle));
8435     };
8436     if (SDValue V = tryToWidenViaDuplication())
8437       return V;
8438   }
8439
8440   // Check whether an interleaving lowering is likely to be more efficient.
8441   // This isn't perfect but it is a strong heuristic that tends to work well on
8442   // the kinds of shuffles that show up in practice.
8443   //
8444   // FIXME: We need to handle other interleaving widths (i16, i32, ...).
8445   if (shouldLowerAsInterleaving(Mask)) {
8446     // FIXME: Figure out whether we should pack these into the low or high
8447     // halves.
8448
8449     int EMask[16], OMask[16];
8450     for (int i = 0; i < 8; ++i) {
8451       EMask[i] = Mask[2*i];
8452       OMask[i] = Mask[2*i + 1];
8453       EMask[i + 8] = -1;
8454       OMask[i + 8] = -1;
8455     }
8456
8457     SDValue Evens = DAG.getVectorShuffle(MVT::v16i8, DL, V1, V2, EMask);
8458     SDValue Odds = DAG.getVectorShuffle(MVT::v16i8, DL, V1, V2, OMask);
8459
8460     return DAG.getNode(X86ISD::UNPCKL, DL, MVT::v16i8, Evens, Odds);
8461   }
8462
8463   // Check for SSSE3 which lets us lower all v16i8 shuffles much more directly
8464   // with PSHUFB. It is important to do this before we attempt to generate any
8465   // blends but after all of the single-input lowerings. If the single input
8466   // lowerings can find an instruction sequence that is faster than a PSHUFB, we
8467   // want to preserve that and we can DAG combine any longer sequences into
8468   // a PSHUFB in the end. But once we start blending from multiple inputs,
8469   // the complexity of DAG combining bad patterns back into PSHUFB is too high,
8470   // and there are *very* few patterns that would actually be faster than the
8471   // PSHUFB approach because of its ability to zero lanes.
8472   //
8473   // FIXME: The only exceptions to the above are blends which are exact
8474   // interleavings with direct instructions supporting them. We currently don't
8475   // handle those well here.
8476   if (Subtarget->hasSSSE3()) {
8477     SDValue V1Mask[16];
8478     SDValue V2Mask[16];
8479     for (int i = 0; i < 16; ++i)
8480       if (Mask[i] == -1) {
8481         V1Mask[i] = V2Mask[i] = DAG.getConstant(0x80, MVT::i8);
8482       } else {
8483         V1Mask[i] = DAG.getConstant(Mask[i] < 16 ? Mask[i] : 0x80, MVT::i8);
8484         V2Mask[i] =
8485             DAG.getConstant(Mask[i] < 16 ? 0x80 : Mask[i] - 16, MVT::i8);
8486       }
8487     V1 = DAG.getNode(X86ISD::PSHUFB, DL, MVT::v16i8, V1,
8488                      DAG.getNode(ISD::BUILD_VECTOR, DL, MVT::v16i8, V1Mask));
8489     if (isSingleInputShuffleMask(Mask))
8490       return V1; // Single inputs are easy.
8491
8492     // Otherwise, blend the two.
8493     V2 = DAG.getNode(X86ISD::PSHUFB, DL, MVT::v16i8, V2,
8494                      DAG.getNode(ISD::BUILD_VECTOR, DL, MVT::v16i8, V2Mask));
8495     return DAG.getNode(ISD::OR, DL, MVT::v16i8, V1, V2);
8496   }
8497
8498   // Check whether a compaction lowering can be done. This handles shuffles
8499   // which take every Nth element for some even N. See the helper function for
8500   // details.
8501   //
8502   // We special case these as they can be particularly efficiently handled with
8503   // the PACKUSB instruction on x86 and they show up in common patterns of
8504   // rearranging bytes to truncate wide elements.
8505   if (int NumEvenDrops = canLowerByDroppingEvenElements(Mask)) {
8506     // NumEvenDrops is the power of two stride of the elements. Another way of
8507     // thinking about it is that we need to drop the even elements this many
8508     // times to get the original input.
8509     bool IsSingleInput = isSingleInputShuffleMask(Mask);
8510
8511     // First we need to zero all the dropped bytes.
8512     assert(NumEvenDrops <= 3 &&
8513            "No support for dropping even elements more than 3 times.");
8514     // We use the mask type to pick which bytes are preserved based on how many
8515     // elements are dropped.
8516     MVT MaskVTs[] = { MVT::v8i16, MVT::v4i32, MVT::v2i64 };
8517     SDValue ByteClearMask =
8518         DAG.getNode(ISD::BITCAST, DL, MVT::v16i8,
8519                     DAG.getConstant(0xFF, MaskVTs[NumEvenDrops - 1]));
8520     V1 = DAG.getNode(ISD::AND, DL, MVT::v16i8, V1, ByteClearMask);
8521     if (!IsSingleInput)
8522       V2 = DAG.getNode(ISD::AND, DL, MVT::v16i8, V2, ByteClearMask);
8523
8524     // Now pack things back together.
8525     V1 = DAG.getNode(ISD::BITCAST, DL, MVT::v8i16, V1);
8526     V2 = IsSingleInput ? V1 : DAG.getNode(ISD::BITCAST, DL, MVT::v8i16, V2);
8527     SDValue Result = DAG.getNode(X86ISD::PACKUS, DL, MVT::v16i8, V1, V2);
8528     for (int i = 1; i < NumEvenDrops; ++i) {
8529       Result = DAG.getNode(ISD::BITCAST, DL, MVT::v8i16, Result);
8530       Result = DAG.getNode(X86ISD::PACKUS, DL, MVT::v16i8, Result, Result);
8531     }
8532
8533     return Result;
8534   }
8535
8536   int V1LoBlendMask[8] = {-1, -1, -1, -1, -1, -1, -1, -1};
8537   int V1HiBlendMask[8] = {-1, -1, -1, -1, -1, -1, -1, -1};
8538   int V2LoBlendMask[8] = {-1, -1, -1, -1, -1, -1, -1, -1};
8539   int V2HiBlendMask[8] = {-1, -1, -1, -1, -1, -1, -1, -1};
8540
8541   auto buildBlendMasks = [](MutableArrayRef<int> HalfMask,
8542                             MutableArrayRef<int> V1HalfBlendMask,
8543                             MutableArrayRef<int> V2HalfBlendMask) {
8544     for (int i = 0; i < 8; ++i)
8545       if (HalfMask[i] >= 0 && HalfMask[i] < 16) {
8546         V1HalfBlendMask[i] = HalfMask[i];
8547         HalfMask[i] = i;
8548       } else if (HalfMask[i] >= 16) {
8549         V2HalfBlendMask[i] = HalfMask[i] - 16;
8550         HalfMask[i] = i + 8;
8551       }
8552   };
8553   buildBlendMasks(LoMask, V1LoBlendMask, V2LoBlendMask);
8554   buildBlendMasks(HiMask, V1HiBlendMask, V2HiBlendMask);
8555
8556   SDValue Zero = getZeroVector(MVT::v8i16, Subtarget, DAG, DL);
8557
8558   auto buildLoAndHiV8s = [&](SDValue V, MutableArrayRef<int> LoBlendMask,
8559                              MutableArrayRef<int> HiBlendMask) {
8560     SDValue V1, V2;
8561     // Check if any of the odd lanes in the v16i8 are used. If not, we can mask
8562     // them out and avoid using UNPCK{L,H} to extract the elements of V as
8563     // i16s.
8564     if (std::none_of(LoBlendMask.begin(), LoBlendMask.end(),
8565                      [](int M) { return M >= 0 && M % 2 == 1; }) &&
8566         std::none_of(HiBlendMask.begin(), HiBlendMask.end(),
8567                      [](int M) { return M >= 0 && M % 2 == 1; })) {
8568       // Use a mask to drop the high bytes.
8569       V1 = DAG.getNode(ISD::BITCAST, DL, MVT::v8i16, V);
8570       V1 = DAG.getNode(ISD::AND, DL, MVT::v8i16, V1,
8571                        DAG.getConstant(0x00FF, MVT::v8i16));
8572
8573       // This will be a single vector shuffle instead of a blend so nuke V2.
8574       V2 = DAG.getUNDEF(MVT::v8i16);
8575
8576       // Squash the masks to point directly into V1.
8577       for (int &M : LoBlendMask)
8578         if (M >= 0)
8579           M /= 2;
8580       for (int &M : HiBlendMask)
8581         if (M >= 0)
8582           M /= 2;
8583     } else {
8584       // Otherwise just unpack the low half of V into V1 and the high half into
8585       // V2 so that we can blend them as i16s.
8586       V1 = DAG.getNode(ISD::BITCAST, DL, MVT::v8i16,
8587                        DAG.getNode(X86ISD::UNPCKL, DL, MVT::v16i8, V, Zero));
8588       V2 = DAG.getNode(ISD::BITCAST, DL, MVT::v8i16,
8589                        DAG.getNode(X86ISD::UNPCKH, DL, MVT::v16i8, V, Zero));
8590     }
8591
8592     SDValue BlendedLo = DAG.getVectorShuffle(MVT::v8i16, DL, V1, V2, LoBlendMask);
8593     SDValue BlendedHi = DAG.getVectorShuffle(MVT::v8i16, DL, V1, V2, HiBlendMask);
8594     return std::make_pair(BlendedLo, BlendedHi);
8595   };
8596   SDValue V1Lo, V1Hi, V2Lo, V2Hi;
8597   std::tie(V1Lo, V1Hi) = buildLoAndHiV8s(V1, V1LoBlendMask, V1HiBlendMask);
8598   std::tie(V2Lo, V2Hi) = buildLoAndHiV8s(V2, V2LoBlendMask, V2HiBlendMask);
8599
8600   SDValue LoV = DAG.getVectorShuffle(MVT::v8i16, DL, V1Lo, V2Lo, LoMask);
8601   SDValue HiV = DAG.getVectorShuffle(MVT::v8i16, DL, V1Hi, V2Hi, HiMask);
8602
8603   return DAG.getNode(X86ISD::PACKUS, DL, MVT::v16i8, LoV, HiV);
8604 }
8605
8606 /// \brief Dispatching routine to lower various 128-bit x86 vector shuffles.
8607 ///
8608 /// This routine breaks down the specific type of 128-bit shuffle and
8609 /// dispatches to the lowering routines accordingly.
8610 static SDValue lower128BitVectorShuffle(SDValue Op, SDValue V1, SDValue V2,
8611                                         MVT VT, const X86Subtarget *Subtarget,
8612                                         SelectionDAG &DAG) {
8613   switch (VT.SimpleTy) {
8614   case MVT::v2i64:
8615     return lowerV2I64VectorShuffle(Op, V1, V2, Subtarget, DAG);
8616   case MVT::v2f64:
8617     return lowerV2F64VectorShuffle(Op, V1, V2, Subtarget, DAG);
8618   case MVT::v4i32:
8619     return lowerV4I32VectorShuffle(Op, V1, V2, Subtarget, DAG);
8620   case MVT::v4f32:
8621     return lowerV4F32VectorShuffle(Op, V1, V2, Subtarget, DAG);
8622   case MVT::v8i16:
8623     return lowerV8I16VectorShuffle(Op, V1, V2, Subtarget, DAG);
8624   case MVT::v16i8:
8625     return lowerV16I8VectorShuffle(Op, V1, V2, Subtarget, DAG);
8626
8627   default:
8628     llvm_unreachable("Unimplemented!");
8629   }
8630 }
8631
8632 static bool isHalfCrossingShuffleMask(ArrayRef<int> Mask) {
8633   int Size = Mask.size();
8634   for (int M : Mask.slice(0, Size / 2))
8635     if (M >= 0 && (M % Size) >= Size / 2)
8636       return true;
8637   for (int M : Mask.slice(Size / 2, Size / 2))
8638     if (M >= 0 && (M % Size) < Size / 2)
8639       return true;
8640   return false;
8641 }
8642
8643 /// \brief Generic routine to split a 256-bit vector shuffle into 128-bit
8644 /// shuffles.
8645 ///
8646 /// There is a severely limited set of shuffles available in AVX1 for 256-bit
8647 /// vectors resulting in routinely needing to split the shuffle into two 128-bit
8648 /// shuffles. This can be done generically for any 256-bit vector shuffle and so
8649 /// we encode the logic here for specific shuffle lowering routines to bail to
8650 /// when they exhaust the features avaible to more directly handle the shuffle.
8651 static SDValue splitAndLower256BitVectorShuffle(SDValue Op, SDValue V1,
8652                                                 SDValue V2,
8653                                                 const X86Subtarget *Subtarget,
8654                                                 SelectionDAG &DAG) {
8655   SDLoc DL(Op);
8656   MVT VT = Op.getSimpleValueType();
8657   assert(VT.getSizeInBits() == 256 && "Only for 256-bit vector shuffles!");
8658   assert(V1.getSimpleValueType() == VT && "Bad operand type!");
8659   assert(V2.getSimpleValueType() == VT && "Bad operand type!");
8660   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(Op);
8661   ArrayRef<int> Mask = SVOp->getMask();
8662
8663   ArrayRef<int> LoMask = Mask.slice(0, Mask.size()/2);
8664   ArrayRef<int> HiMask = Mask.slice(Mask.size()/2);
8665
8666   int NumElements = VT.getVectorNumElements();
8667   int SplitNumElements = NumElements / 2;
8668   MVT ScalarVT = VT.getScalarType();
8669   MVT SplitVT = MVT::getVectorVT(ScalarVT, NumElements / 2);
8670
8671   SDValue LoV1 = DAG.getNode(ISD::EXTRACT_SUBVECTOR, DL, SplitVT, V1,
8672                              DAG.getIntPtrConstant(0));
8673   SDValue HiV1 = DAG.getNode(ISD::EXTRACT_SUBVECTOR, DL, SplitVT, V1,
8674                              DAG.getIntPtrConstant(SplitNumElements));
8675   SDValue LoV2 = DAG.getNode(ISD::EXTRACT_SUBVECTOR, DL, SplitVT, V2,
8676                              DAG.getIntPtrConstant(0));
8677   SDValue HiV2 = DAG.getNode(ISD::EXTRACT_SUBVECTOR, DL, SplitVT, V2,
8678                              DAG.getIntPtrConstant(SplitNumElements));
8679
8680   // Now create two 4-way blends of these half-width vectors.
8681   auto HalfBlend = [&](ArrayRef<int> HalfMask) {
8682     SmallVector<int, 16> V1BlendMask, V2BlendMask, BlendMask;
8683     for (int i = 0; i < SplitNumElements; ++i) {
8684       int M = HalfMask[i];
8685       if (M >= NumElements) {
8686         V2BlendMask.push_back(M - NumElements);
8687         V1BlendMask.push_back(-1);
8688         BlendMask.push_back(SplitNumElements + i);
8689       } else if (M >= 0) {
8690         V2BlendMask.push_back(-1);
8691         V1BlendMask.push_back(M);
8692         BlendMask.push_back(i);
8693       } else {
8694         V2BlendMask.push_back(-1);
8695         V1BlendMask.push_back(-1);
8696         BlendMask.push_back(-1);
8697       }
8698     }
8699     SDValue V1Blend = DAG.getVectorShuffle(SplitVT, DL, LoV1, HiV1, V1BlendMask);
8700     SDValue V2Blend = DAG.getVectorShuffle(SplitVT, DL, LoV2, HiV2, V2BlendMask);
8701     return DAG.getVectorShuffle(SplitVT, DL, V1Blend, V2Blend, BlendMask);
8702   };
8703   SDValue Lo = HalfBlend(LoMask);
8704   SDValue Hi = HalfBlend(HiMask);
8705   return DAG.getNode(ISD::CONCAT_VECTORS, DL, VT, Lo, Hi);
8706 }
8707
8708 /// \brief Handle lowering of 4-lane 64-bit floating point shuffles.
8709 ///
8710 /// Also ends up handling lowering of 4-lane 64-bit integer shuffles when AVX2
8711 /// isn't available.
8712 static SDValue lowerV4F64VectorShuffle(SDValue Op, SDValue V1, SDValue V2,
8713                                        const X86Subtarget *Subtarget,
8714                                        SelectionDAG &DAG) {
8715   SDLoc DL(Op);
8716   assert(V1.getSimpleValueType() == MVT::v4f64 && "Bad operand type!");
8717   assert(V2.getSimpleValueType() == MVT::v4f64 && "Bad operand type!");
8718   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(Op);
8719   ArrayRef<int> Mask = SVOp->getMask();
8720   assert(Mask.size() == 4 && "Unexpected mask size for v4 shuffle!");
8721
8722   // FIXME: If we have AVX2, we should delegate to generic code as crossing
8723   // shuffles aren't a problem and FP and int have the same patterns.
8724
8725   // FIXME: We can handle these more cleverly than splitting for v4f64.
8726   if (isHalfCrossingShuffleMask(Mask))
8727     return splitAndLower256BitVectorShuffle(Op, V1, V2, Subtarget, DAG);
8728
8729   if (isSingleInputShuffleMask(Mask)) {
8730     // Non-half-crossing single input shuffles can be lowerid with an
8731     // interleaved permutation.
8732     unsigned VPERMILPMask = (Mask[0] == 1) | ((Mask[1] == 1) << 1) |
8733                             ((Mask[2] == 3) << 2) | ((Mask[3] == 3) << 3);
8734     return DAG.getNode(X86ISD::VPERMILP, DL, MVT::v4f64, V1,
8735                        DAG.getConstant(VPERMILPMask, MVT::i8));
8736   }
8737
8738   // X86 has dedicated unpack instructions that can handle specific blend
8739   // operations: UNPCKH and UNPCKL.
8740   if (isShuffleEquivalent(Mask, 0, 4, 2, 6))
8741     return DAG.getNode(X86ISD::UNPCKL, DL, MVT::v4f64, V1, V2);
8742   if (isShuffleEquivalent(Mask, 1, 5, 3, 7))
8743     return DAG.getNode(X86ISD::UNPCKH, DL, MVT::v4f64, V1, V2);
8744   // FIXME: It would be nice to find a way to get canonicalization to commute
8745   // these patterns.
8746   if (isShuffleEquivalent(Mask, 4, 0, 6, 2))
8747     return DAG.getNode(X86ISD::UNPCKL, DL, MVT::v4f64, V2, V1);
8748   if (isShuffleEquivalent(Mask, 5, 1, 7, 3))
8749     return DAG.getNode(X86ISD::UNPCKH, DL, MVT::v4f64, V2, V1);
8750
8751   // Check if the blend happens to exactly fit that of SHUFPD.
8752   if (Mask[0] < 4 && (Mask[1] == -1 || Mask[1] >= 4) &&
8753       Mask[2] < 4 && (Mask[3] == -1 || Mask[3] >= 4)) {
8754     unsigned SHUFPDMask = (Mask[0] == 1) | ((Mask[1] == 5) << 1) |
8755                           ((Mask[2] == 3) << 2) | ((Mask[3] == 7) << 3);
8756     return DAG.getNode(X86ISD::SHUFP, DL, MVT::v4f64, V1, V2,
8757                        DAG.getConstant(SHUFPDMask, MVT::i8));
8758   }
8759   if ((Mask[0] == -1 || Mask[0] >= 4) && Mask[1] < 4 &&
8760       (Mask[2] == -1 || Mask[2] >= 4) && Mask[3] < 4) {
8761     unsigned SHUFPDMask = (Mask[0] == 5) | ((Mask[1] == 1) << 1) |
8762                           ((Mask[2] == 7) << 2) | ((Mask[3] == 3) << 3);
8763     return DAG.getNode(X86ISD::SHUFP, DL, MVT::v4f64, V2, V1,
8764                        DAG.getConstant(SHUFPDMask, MVT::i8));
8765   }
8766
8767   // Shuffle the input elements into the desired positions in V1 and V2 and
8768   // blend them together.
8769   int V1Mask[] = {-1, -1, -1, -1};
8770   int V2Mask[] = {-1, -1, -1, -1};
8771   for (int i = 0; i < 4; ++i)
8772     if (Mask[i] >= 0 && Mask[i] < 4)
8773       V1Mask[i] = Mask[i];
8774     else if (Mask[i] >= 4)
8775       V2Mask[i] = Mask[i] - 4;
8776
8777   V1 = DAG.getVectorShuffle(MVT::v4f64, DL, V1, DAG.getUNDEF(MVT::v4f64), V1Mask);
8778   V2 = DAG.getVectorShuffle(MVT::v4f64, DL, V2, DAG.getUNDEF(MVT::v4f64), V2Mask);
8779
8780   unsigned BlendMask = 0;
8781   for (int i = 0; i < 4; ++i)
8782     if (Mask[i] >= 4)
8783       BlendMask |= 1 << i;
8784
8785   return DAG.getNode(X86ISD::BLENDI, DL, MVT::v4f64, V1, V2,
8786                      DAG.getConstant(BlendMask, MVT::i8));
8787 }
8788
8789 /// \brief Handle lowering of 4-lane 64-bit integer shuffles.
8790 ///
8791 /// Largely delegates to common code when we have AVX2 and to the floating-point
8792 /// code when we only have AVX.
8793 static SDValue lowerV4I64VectorShuffle(SDValue Op, SDValue V1, SDValue V2,
8794                                        const X86Subtarget *Subtarget,
8795                                        SelectionDAG &DAG) {
8796   SDLoc DL(Op);
8797   assert(Op.getSimpleValueType() == MVT::v4i64 && "Bad shuffle type!");
8798   assert(V1.getSimpleValueType() == MVT::v4i64 && "Bad operand type!");
8799   assert(V2.getSimpleValueType() == MVT::v4i64 && "Bad operand type!");
8800   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(Op);
8801   ArrayRef<int> Mask = SVOp->getMask();
8802   assert(Mask.size() == 4 && "Unexpected mask size for v4 shuffle!");
8803
8804   // FIXME: If we have AVX2, we should delegate to generic code as crossing
8805   // shuffles aren't a problem and FP and int have the same patterns.
8806
8807   if (isHalfCrossingShuffleMask(Mask))
8808     return splitAndLower256BitVectorShuffle(Op, V1, V2, Subtarget, DAG);
8809
8810   // AVX1 doesn't provide any facilities for v4i64 shuffles, bitcast and
8811   // delegate to floating point code.
8812   V1 = DAG.getNode(ISD::BITCAST, DL, MVT::v4f64, V1);
8813   V2 = DAG.getNode(ISD::BITCAST, DL, MVT::v4f64, V2);
8814   return DAG.getNode(ISD::BITCAST, DL, MVT::v4i64,
8815                      lowerV4F64VectorShuffle(Op, V1, V2, Subtarget, DAG));
8816 }
8817
8818 /// \brief High-level routine to lower various 256-bit x86 vector shuffles.
8819 ///
8820 /// This routine either breaks down the specific type of a 256-bit x86 vector
8821 /// shuffle or splits it into two 128-bit shuffles and fuses the results back
8822 /// together based on the available instructions.
8823 static SDValue lower256BitVectorShuffle(SDValue Op, SDValue V1, SDValue V2,
8824                                         MVT VT, const X86Subtarget *Subtarget,
8825                                         SelectionDAG &DAG) {
8826   switch (VT.SimpleTy) {
8827   case MVT::v4f64:
8828     return lowerV4F64VectorShuffle(Op, V1, V2, Subtarget, DAG);
8829   case MVT::v4i64:
8830     return lowerV4I64VectorShuffle(Op, V1, V2, Subtarget, DAG);
8831   case MVT::v8i32:
8832   case MVT::v8f32:
8833   case MVT::v16i16:
8834   case MVT::v32i8:
8835     // Fall back to the basic pattern of extracting the high half and forming
8836     // a 4-way blend.
8837     // FIXME: Add targeted lowering for each type that can document rationale
8838     // for delegating to this when necessary.
8839     return splitAndLower256BitVectorShuffle(Op, V1, V2, Subtarget, DAG);
8840
8841   default:
8842     llvm_unreachable("Not a valid 256-bit x86 vector type!");
8843   }
8844 }
8845
8846 /// \brief Tiny helper function to test whether a shuffle mask could be
8847 /// simplified by widening the elements being shuffled.
8848 static bool canWidenShuffleElements(ArrayRef<int> Mask) {
8849   for (int i = 0, Size = Mask.size(); i < Size; i += 2)
8850     if (Mask[i] % 2 != 0 || Mask[i] + 1 != Mask[i+1])
8851       return false;
8852
8853   return true;
8854 }
8855
8856 /// \brief Top-level lowering for x86 vector shuffles.
8857 ///
8858 /// This handles decomposition, canonicalization, and lowering of all x86
8859 /// vector shuffles. Most of the specific lowering strategies are encapsulated
8860 /// above in helper routines. The canonicalization attempts to widen shuffles
8861 /// to involve fewer lanes of wider elements, consolidate symmetric patterns
8862 /// s.t. only one of the two inputs needs to be tested, etc.
8863 static SDValue lowerVectorShuffle(SDValue Op, const X86Subtarget *Subtarget,
8864                                   SelectionDAG &DAG) {
8865   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(Op);
8866   ArrayRef<int> Mask = SVOp->getMask();
8867   SDValue V1 = Op.getOperand(0);
8868   SDValue V2 = Op.getOperand(1);
8869   MVT VT = Op.getSimpleValueType();
8870   int NumElements = VT.getVectorNumElements();
8871   SDLoc dl(Op);
8872
8873   assert(VT.getSizeInBits() != 64 && "Can't lower MMX shuffles");
8874
8875   bool V1IsUndef = V1.getOpcode() == ISD::UNDEF;
8876   bool V2IsUndef = V2.getOpcode() == ISD::UNDEF;
8877   if (V1IsUndef && V2IsUndef)
8878     return DAG.getUNDEF(VT);
8879
8880   // When we create a shuffle node we put the UNDEF node to second operand,
8881   // but in some cases the first operand may be transformed to UNDEF.
8882   // In this case we should just commute the node.
8883   if (V1IsUndef)
8884     return DAG.getCommutedVectorShuffle(*SVOp);
8885
8886   // Check for non-undef masks pointing at an undef vector and make the masks
8887   // undef as well. This makes it easier to match the shuffle based solely on
8888   // the mask.
8889   if (V2IsUndef)
8890     for (int M : Mask)
8891       if (M >= NumElements) {
8892         SmallVector<int, 8> NewMask(Mask.begin(), Mask.end());
8893         for (int &M : NewMask)
8894           if (M >= NumElements)
8895             M = -1;
8896         return DAG.getVectorShuffle(VT, dl, V1, V2, NewMask);
8897       }
8898
8899   // For integer vector shuffles, try to collapse them into a shuffle of fewer
8900   // lanes but wider integers. We cap this to not form integers larger than i64
8901   // but it might be interesting to form i128 integers to handle flipping the
8902   // low and high halves of AVX 256-bit vectors.
8903   if (VT.isInteger() && VT.getScalarSizeInBits() < 64 &&
8904       canWidenShuffleElements(Mask)) {
8905     SmallVector<int, 8> NewMask;
8906     for (int i = 0, Size = Mask.size(); i < Size; i += 2)
8907       NewMask.push_back(Mask[i] / 2);
8908     MVT NewVT =
8909         MVT::getVectorVT(MVT::getIntegerVT(VT.getScalarSizeInBits() * 2),
8910                          VT.getVectorNumElements() / 2);
8911     V1 = DAG.getNode(ISD::BITCAST, dl, NewVT, V1);
8912     V2 = DAG.getNode(ISD::BITCAST, dl, NewVT, V2);
8913     return DAG.getNode(ISD::BITCAST, dl, VT,
8914                        DAG.getVectorShuffle(NewVT, dl, V1, V2, NewMask));
8915   }
8916
8917   int NumV1Elements = 0, NumUndefElements = 0, NumV2Elements = 0;
8918   for (int M : SVOp->getMask())
8919     if (M < 0)
8920       ++NumUndefElements;
8921     else if (M < NumElements)
8922       ++NumV1Elements;
8923     else
8924       ++NumV2Elements;
8925
8926   // Commute the shuffle as needed such that more elements come from V1 than
8927   // V2. This allows us to match the shuffle pattern strictly on how many
8928   // elements come from V1 without handling the symmetric cases.
8929   if (NumV2Elements > NumV1Elements)
8930     return DAG.getCommutedVectorShuffle(*SVOp);
8931
8932   // When the number of V1 and V2 elements are the same, try to minimize the
8933   // number of uses of V2 in the low half of the vector.
8934   if (NumV1Elements == NumV2Elements) {
8935     int LowV1Elements = 0, LowV2Elements = 0;
8936     for (int M : SVOp->getMask().slice(0, NumElements / 2))
8937       if (M >= NumElements)
8938         ++LowV2Elements;
8939       else if (M >= 0)
8940         ++LowV1Elements;
8941     if (LowV2Elements > LowV1Elements)
8942       return DAG.getCommutedVectorShuffle(*SVOp);
8943   }
8944
8945   // For each vector width, delegate to a specialized lowering routine.
8946   if (VT.getSizeInBits() == 128)
8947     return lower128BitVectorShuffle(Op, V1, V2, VT, Subtarget, DAG);
8948
8949   if (VT.getSizeInBits() == 256)
8950     return lower256BitVectorShuffle(Op, V1, V2, VT, Subtarget, DAG);
8951
8952   llvm_unreachable("Unimplemented!");
8953 }
8954
8955
8956 //===----------------------------------------------------------------------===//
8957 // Legacy vector shuffle lowering
8958 //
8959 // This code is the legacy code handling vector shuffles until the above
8960 // replaces its functionality and performance.
8961 //===----------------------------------------------------------------------===//
8962
8963 static bool isBlendMask(ArrayRef<int> MaskVals, MVT VT, bool hasSSE41,
8964                         bool hasInt256, unsigned *MaskOut = nullptr) {
8965   MVT EltVT = VT.getVectorElementType();
8966
8967   // There is no blend with immediate in AVX-512.
8968   if (VT.is512BitVector())
8969     return false;
8970
8971   if (!hasSSE41 || EltVT == MVT::i8)
8972     return false;
8973   if (!hasInt256 && VT == MVT::v16i16)
8974     return false;
8975
8976   unsigned MaskValue = 0;
8977   unsigned NumElems = VT.getVectorNumElements();
8978   // There are 2 lanes if (NumElems > 8), and 1 lane otherwise.
8979   unsigned NumLanes = (NumElems - 1) / 8 + 1;
8980   unsigned NumElemsInLane = NumElems / NumLanes;
8981
8982   // Blend for v16i16 should be symetric for the both lanes.
8983   for (unsigned i = 0; i < NumElemsInLane; ++i) {
8984
8985     int SndLaneEltIdx = (NumLanes == 2) ? MaskVals[i + NumElemsInLane] : -1;
8986     int EltIdx = MaskVals[i];
8987
8988     if ((EltIdx < 0 || EltIdx == (int)i) &&
8989         (SndLaneEltIdx < 0 || SndLaneEltIdx == (int)(i + NumElemsInLane)))
8990       continue;
8991
8992     if (((unsigned)EltIdx == (i + NumElems)) &&
8993         (SndLaneEltIdx < 0 ||
8994          (unsigned)SndLaneEltIdx == i + NumElems + NumElemsInLane))
8995       MaskValue |= (1 << i);
8996     else
8997       return false;
8998   }
8999
9000   if (MaskOut)
9001     *MaskOut = MaskValue;
9002   return true;
9003 }
9004
9005 // Try to lower a shuffle node into a simple blend instruction.
9006 // This function assumes isBlendMask returns true for this
9007 // SuffleVectorSDNode
9008 static SDValue LowerVECTOR_SHUFFLEtoBlend(ShuffleVectorSDNode *SVOp,
9009                                           unsigned MaskValue,
9010                                           const X86Subtarget *Subtarget,
9011                                           SelectionDAG &DAG) {
9012   MVT VT = SVOp->getSimpleValueType(0);
9013   MVT EltVT = VT.getVectorElementType();
9014   assert(isBlendMask(SVOp->getMask(), VT, Subtarget->hasSSE41(),
9015                      Subtarget->hasInt256() && "Trying to lower a "
9016                                                "VECTOR_SHUFFLE to a Blend but "
9017                                                "with the wrong mask"));
9018   SDValue V1 = SVOp->getOperand(0);
9019   SDValue V2 = SVOp->getOperand(1);
9020   SDLoc dl(SVOp);
9021   unsigned NumElems = VT.getVectorNumElements();
9022
9023   // Convert i32 vectors to floating point if it is not AVX2.
9024   // AVX2 introduced VPBLENDD instruction for 128 and 256-bit vectors.
9025   MVT BlendVT = VT;
9026   if (EltVT == MVT::i64 || (EltVT == MVT::i32 && !Subtarget->hasInt256())) {
9027     BlendVT = MVT::getVectorVT(MVT::getFloatingPointVT(EltVT.getSizeInBits()),
9028                                NumElems);
9029     V1 = DAG.getNode(ISD::BITCAST, dl, VT, V1);
9030     V2 = DAG.getNode(ISD::BITCAST, dl, VT, V2);
9031   }
9032
9033   SDValue Ret = DAG.getNode(X86ISD::BLENDI, dl, BlendVT, V1, V2,
9034                             DAG.getConstant(MaskValue, MVT::i32));
9035   return DAG.getNode(ISD::BITCAST, dl, VT, Ret);
9036 }
9037
9038 /// In vector type \p VT, return true if the element at index \p InputIdx
9039 /// falls on a different 128-bit lane than \p OutputIdx.
9040 static bool ShuffleCrosses128bitLane(MVT VT, unsigned InputIdx,
9041                                      unsigned OutputIdx) {
9042   unsigned EltSize = VT.getVectorElementType().getSizeInBits();
9043   return InputIdx * EltSize / 128 != OutputIdx * EltSize / 128;
9044 }
9045
9046 /// Generate a PSHUFB if possible.  Selects elements from \p V1 according to
9047 /// \p MaskVals.  MaskVals[OutputIdx] = InputIdx specifies that we want to
9048 /// shuffle the element at InputIdx in V1 to OutputIdx in the result.  If \p
9049 /// MaskVals refers to elements outside of \p V1 or is undef (-1), insert a
9050 /// zero.
9051 static SDValue getPSHUFB(ArrayRef<int> MaskVals, SDValue V1, SDLoc &dl,
9052                          SelectionDAG &DAG) {
9053   MVT VT = V1.getSimpleValueType();
9054   assert(VT.is128BitVector() || VT.is256BitVector());
9055
9056   MVT EltVT = VT.getVectorElementType();
9057   unsigned EltSizeInBytes = EltVT.getSizeInBits() / 8;
9058   unsigned NumElts = VT.getVectorNumElements();
9059
9060   SmallVector<SDValue, 32> PshufbMask;
9061   for (unsigned OutputIdx = 0; OutputIdx < NumElts; ++OutputIdx) {
9062     int InputIdx = MaskVals[OutputIdx];
9063     unsigned InputByteIdx;
9064
9065     if (InputIdx < 0 || NumElts <= (unsigned)InputIdx)
9066       InputByteIdx = 0x80;
9067     else {
9068       // Cross lane is not allowed.
9069       if (ShuffleCrosses128bitLane(VT, InputIdx, OutputIdx))
9070         return SDValue();
9071       InputByteIdx = InputIdx * EltSizeInBytes;
9072       // Index is an byte offset within the 128-bit lane.
9073       InputByteIdx &= 0xf;
9074     }
9075
9076     for (unsigned j = 0; j < EltSizeInBytes; ++j) {
9077       PshufbMask.push_back(DAG.getConstant(InputByteIdx, MVT::i8));
9078       if (InputByteIdx != 0x80)
9079         ++InputByteIdx;
9080     }
9081   }
9082
9083   MVT ShufVT = MVT::getVectorVT(MVT::i8, PshufbMask.size());
9084   if (ShufVT != VT)
9085     V1 = DAG.getNode(ISD::BITCAST, dl, ShufVT, V1);
9086   return DAG.getNode(X86ISD::PSHUFB, dl, ShufVT, V1,
9087                      DAG.getNode(ISD::BUILD_VECTOR, dl, ShufVT, PshufbMask));
9088 }
9089
9090 // v8i16 shuffles - Prefer shuffles in the following order:
9091 // 1. [all]   pshuflw, pshufhw, optional move
9092 // 2. [ssse3] 1 x pshufb
9093 // 3. [ssse3] 2 x pshufb + 1 x por
9094 // 4. [all]   mov + pshuflw + pshufhw + N x (pextrw + pinsrw)
9095 static SDValue
9096 LowerVECTOR_SHUFFLEv8i16(SDValue Op, const X86Subtarget *Subtarget,
9097                          SelectionDAG &DAG) {
9098   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(Op);
9099   SDValue V1 = SVOp->getOperand(0);
9100   SDValue V2 = SVOp->getOperand(1);
9101   SDLoc dl(SVOp);
9102   SmallVector<int, 8> MaskVals;
9103
9104   // Determine if more than 1 of the words in each of the low and high quadwords
9105   // of the result come from the same quadword of one of the two inputs.  Undef
9106   // mask values count as coming from any quadword, for better codegen.
9107   //
9108   // Lo/HiQuad[i] = j indicates how many words from the ith quad of the input
9109   // feeds this quad.  For i, 0 and 1 refer to V1, 2 and 3 refer to V2.
9110   unsigned LoQuad[] = { 0, 0, 0, 0 };
9111   unsigned HiQuad[] = { 0, 0, 0, 0 };
9112   // Indices of quads used.
9113   std::bitset<4> InputQuads;
9114   for (unsigned i = 0; i < 8; ++i) {
9115     unsigned *Quad = i < 4 ? LoQuad : HiQuad;
9116     int EltIdx = SVOp->getMaskElt(i);
9117     MaskVals.push_back(EltIdx);
9118     if (EltIdx < 0) {
9119       ++Quad[0];
9120       ++Quad[1];
9121       ++Quad[2];
9122       ++Quad[3];
9123       continue;
9124     }
9125     ++Quad[EltIdx / 4];
9126     InputQuads.set(EltIdx / 4);
9127   }
9128
9129   int BestLoQuad = -1;
9130   unsigned MaxQuad = 1;
9131   for (unsigned i = 0; i < 4; ++i) {
9132     if (LoQuad[i] > MaxQuad) {
9133       BestLoQuad = i;
9134       MaxQuad = LoQuad[i];
9135     }
9136   }
9137
9138   int BestHiQuad = -1;
9139   MaxQuad = 1;
9140   for (unsigned i = 0; i < 4; ++i) {
9141     if (HiQuad[i] > MaxQuad) {
9142       BestHiQuad = i;
9143       MaxQuad = HiQuad[i];
9144     }
9145   }
9146
9147   // For SSSE3, If all 8 words of the result come from only 1 quadword of each
9148   // of the two input vectors, shuffle them into one input vector so only a
9149   // single pshufb instruction is necessary. If there are more than 2 input
9150   // quads, disable the next transformation since it does not help SSSE3.
9151   bool V1Used = InputQuads[0] || InputQuads[1];
9152   bool V2Used = InputQuads[2] || InputQuads[3];
9153   if (Subtarget->hasSSSE3()) {
9154     if (InputQuads.count() == 2 && V1Used && V2Used) {
9155       BestLoQuad = InputQuads[0] ? 0 : 1;
9156       BestHiQuad = InputQuads[2] ? 2 : 3;
9157     }
9158     if (InputQuads.count() > 2) {
9159       BestLoQuad = -1;
9160       BestHiQuad = -1;
9161     }
9162   }
9163
9164   // If BestLoQuad or BestHiQuad are set, shuffle the quads together and update
9165   // the shuffle mask.  If a quad is scored as -1, that means that it contains
9166   // words from all 4 input quadwords.
9167   SDValue NewV;
9168   if (BestLoQuad >= 0 || BestHiQuad >= 0) {
9169     int MaskV[] = {
9170       BestLoQuad < 0 ? 0 : BestLoQuad,
9171       BestHiQuad < 0 ? 1 : BestHiQuad
9172     };
9173     NewV = DAG.getVectorShuffle(MVT::v2i64, dl,
9174                   DAG.getNode(ISD::BITCAST, dl, MVT::v2i64, V1),
9175                   DAG.getNode(ISD::BITCAST, dl, MVT::v2i64, V2), &MaskV[0]);
9176     NewV = DAG.getNode(ISD::BITCAST, dl, MVT::v8i16, NewV);
9177
9178     // Rewrite the MaskVals and assign NewV to V1 if NewV now contains all the
9179     // source words for the shuffle, to aid later transformations.
9180     bool AllWordsInNewV = true;
9181     bool InOrder[2] = { true, true };
9182     for (unsigned i = 0; i != 8; ++i) {
9183       int idx = MaskVals[i];
9184       if (idx != (int)i)
9185         InOrder[i/4] = false;
9186       if (idx < 0 || (idx/4) == BestLoQuad || (idx/4) == BestHiQuad)
9187         continue;
9188       AllWordsInNewV = false;
9189       break;
9190     }
9191
9192     bool pshuflw = AllWordsInNewV, pshufhw = AllWordsInNewV;
9193     if (AllWordsInNewV) {
9194       for (int i = 0; i != 8; ++i) {
9195         int idx = MaskVals[i];
9196         if (idx < 0)
9197           continue;
9198         idx = MaskVals[i] = (idx / 4) == BestLoQuad ? (idx & 3) : (idx & 3) + 4;
9199         if ((idx != i) && idx < 4)
9200           pshufhw = false;
9201         if ((idx != i) && idx > 3)
9202           pshuflw = false;
9203       }
9204       V1 = NewV;
9205       V2Used = false;
9206       BestLoQuad = 0;
9207       BestHiQuad = 1;
9208     }
9209
9210     // If we've eliminated the use of V2, and the new mask is a pshuflw or
9211     // pshufhw, that's as cheap as it gets.  Return the new shuffle.
9212     if ((pshufhw && InOrder[0]) || (pshuflw && InOrder[1])) {
9213       unsigned Opc = pshufhw ? X86ISD::PSHUFHW : X86ISD::PSHUFLW;
9214       unsigned TargetMask = 0;
9215       NewV = DAG.getVectorShuffle(MVT::v8i16, dl, NewV,
9216                                   DAG.getUNDEF(MVT::v8i16), &MaskVals[0]);
9217       ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(NewV.getNode());
9218       TargetMask = pshufhw ? getShufflePSHUFHWImmediate(SVOp):
9219                              getShufflePSHUFLWImmediate(SVOp);
9220       V1 = NewV.getOperand(0);
9221       return getTargetShuffleNode(Opc, dl, MVT::v8i16, V1, TargetMask, DAG);
9222     }
9223   }
9224
9225   // Promote splats to a larger type which usually leads to more efficient code.
9226   // FIXME: Is this true if pshufb is available?
9227   if (SVOp->isSplat())
9228     return PromoteSplat(SVOp, DAG);
9229
9230   // If we have SSSE3, and all words of the result are from 1 input vector,
9231   // case 2 is generated, otherwise case 3 is generated.  If no SSSE3
9232   // is present, fall back to case 4.
9233   if (Subtarget->hasSSSE3()) {
9234     SmallVector<SDValue,16> pshufbMask;
9235
9236     // If we have elements from both input vectors, set the high bit of the
9237     // shuffle mask element to zero out elements that come from V2 in the V1
9238     // mask, and elements that come from V1 in the V2 mask, so that the two
9239     // results can be OR'd together.
9240     bool TwoInputs = V1Used && V2Used;
9241     V1 = getPSHUFB(MaskVals, V1, dl, DAG);
9242     if (!TwoInputs)
9243       return DAG.getNode(ISD::BITCAST, dl, MVT::v8i16, V1);
9244
9245     // Calculate the shuffle mask for the second input, shuffle it, and
9246     // OR it with the first shuffled input.
9247     CommuteVectorShuffleMask(MaskVals, 8);
9248     V2 = getPSHUFB(MaskVals, V2, dl, DAG);
9249     V1 = DAG.getNode(ISD::OR, dl, MVT::v16i8, V1, V2);
9250     return DAG.getNode(ISD::BITCAST, dl, MVT::v8i16, V1);
9251   }
9252
9253   // If BestLoQuad >= 0, generate a pshuflw to put the low elements in order,
9254   // and update MaskVals with new element order.
9255   std::bitset<8> InOrder;
9256   if (BestLoQuad >= 0) {
9257     int MaskV[] = { -1, -1, -1, -1, 4, 5, 6, 7 };
9258     for (int i = 0; i != 4; ++i) {
9259       int idx = MaskVals[i];
9260       if (idx < 0) {
9261         InOrder.set(i);
9262       } else if ((idx / 4) == BestLoQuad) {
9263         MaskV[i] = idx & 3;
9264         InOrder.set(i);
9265       }
9266     }
9267     NewV = DAG.getVectorShuffle(MVT::v8i16, dl, NewV, DAG.getUNDEF(MVT::v8i16),
9268                                 &MaskV[0]);
9269
9270     if (NewV.getOpcode() == ISD::VECTOR_SHUFFLE && Subtarget->hasSSE2()) {
9271       ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(NewV.getNode());
9272       NewV = getTargetShuffleNode(X86ISD::PSHUFLW, dl, MVT::v8i16,
9273                                   NewV.getOperand(0),
9274                                   getShufflePSHUFLWImmediate(SVOp), DAG);
9275     }
9276   }
9277
9278   // If BestHi >= 0, generate a pshufhw to put the high elements in order,
9279   // and update MaskVals with the new element order.
9280   if (BestHiQuad >= 0) {
9281     int MaskV[] = { 0, 1, 2, 3, -1, -1, -1, -1 };
9282     for (unsigned i = 4; i != 8; ++i) {
9283       int idx = MaskVals[i];
9284       if (idx < 0) {
9285         InOrder.set(i);
9286       } else if ((idx / 4) == BestHiQuad) {
9287         MaskV[i] = (idx & 3) + 4;
9288         InOrder.set(i);
9289       }
9290     }
9291     NewV = DAG.getVectorShuffle(MVT::v8i16, dl, NewV, DAG.getUNDEF(MVT::v8i16),
9292                                 &MaskV[0]);
9293
9294     if (NewV.getOpcode() == ISD::VECTOR_SHUFFLE && Subtarget->hasSSE2()) {
9295       ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(NewV.getNode());
9296       NewV = getTargetShuffleNode(X86ISD::PSHUFHW, dl, MVT::v8i16,
9297                                   NewV.getOperand(0),
9298                                   getShufflePSHUFHWImmediate(SVOp), DAG);
9299     }
9300   }
9301
9302   // In case BestHi & BestLo were both -1, which means each quadword has a word
9303   // from each of the four input quadwords, calculate the InOrder bitvector now
9304   // before falling through to the insert/extract cleanup.
9305   if (BestLoQuad == -1 && BestHiQuad == -1) {
9306     NewV = V1;
9307     for (int i = 0; i != 8; ++i)
9308       if (MaskVals[i] < 0 || MaskVals[i] == i)
9309         InOrder.set(i);
9310   }
9311
9312   // The other elements are put in the right place using pextrw and pinsrw.
9313   for (unsigned i = 0; i != 8; ++i) {
9314     if (InOrder[i])
9315       continue;
9316     int EltIdx = MaskVals[i];
9317     if (EltIdx < 0)
9318       continue;
9319     SDValue ExtOp = (EltIdx < 8) ?
9320       DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::i16, V1,
9321                   DAG.getIntPtrConstant(EltIdx)) :
9322       DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::i16, V2,
9323                   DAG.getIntPtrConstant(EltIdx - 8));
9324     NewV = DAG.getNode(ISD::INSERT_VECTOR_ELT, dl, MVT::v8i16, NewV, ExtOp,
9325                        DAG.getIntPtrConstant(i));
9326   }
9327   return NewV;
9328 }
9329
9330 /// \brief v16i16 shuffles
9331 ///
9332 /// FIXME: We only support generation of a single pshufb currently.  We can
9333 /// generalize the other applicable cases from LowerVECTOR_SHUFFLEv8i16 as
9334 /// well (e.g 2 x pshufb + 1 x por).
9335 static SDValue
9336 LowerVECTOR_SHUFFLEv16i16(SDValue Op, SelectionDAG &DAG) {
9337   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(Op);
9338   SDValue V1 = SVOp->getOperand(0);
9339   SDValue V2 = SVOp->getOperand(1);
9340   SDLoc dl(SVOp);
9341
9342   if (V2.getOpcode() != ISD::UNDEF)
9343     return SDValue();
9344
9345   SmallVector<int, 16> MaskVals(SVOp->getMask().begin(), SVOp->getMask().end());
9346   return getPSHUFB(MaskVals, V1, dl, DAG);
9347 }
9348
9349 // v16i8 shuffles - Prefer shuffles in the following order:
9350 // 1. [ssse3] 1 x pshufb
9351 // 2. [ssse3] 2 x pshufb + 1 x por
9352 // 3. [all]   v8i16 shuffle + N x pextrw + rotate + pinsrw
9353 static SDValue LowerVECTOR_SHUFFLEv16i8(ShuffleVectorSDNode *SVOp,
9354                                         const X86Subtarget* Subtarget,
9355                                         SelectionDAG &DAG) {
9356   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
9357   SDValue V1 = SVOp->getOperand(0);
9358   SDValue V2 = SVOp->getOperand(1);
9359   SDLoc dl(SVOp);
9360   ArrayRef<int> MaskVals = SVOp->getMask();
9361
9362   // Promote splats to a larger type which usually leads to more efficient code.
9363   // FIXME: Is this true if pshufb is available?
9364   if (SVOp->isSplat())
9365     return PromoteSplat(SVOp, DAG);
9366
9367   // If we have SSSE3, case 1 is generated when all result bytes come from
9368   // one of  the inputs.  Otherwise, case 2 is generated.  If no SSSE3 is
9369   // present, fall back to case 3.
9370
9371   // If SSSE3, use 1 pshufb instruction per vector with elements in the result.
9372   if (Subtarget->hasSSSE3()) {
9373     SmallVector<SDValue,16> pshufbMask;
9374
9375     // If all result elements are from one input vector, then only translate
9376     // undef mask values to 0x80 (zero out result) in the pshufb mask.
9377     //
9378     // Otherwise, we have elements from both input vectors, and must zero out
9379     // elements that come from V2 in the first mask, and V1 in the second mask
9380     // so that we can OR them together.
9381     for (unsigned i = 0; i != 16; ++i) {
9382       int EltIdx = MaskVals[i];
9383       if (EltIdx < 0 || EltIdx >= 16)
9384         EltIdx = 0x80;
9385       pshufbMask.push_back(DAG.getConstant(EltIdx, MVT::i8));
9386     }
9387     V1 = DAG.getNode(X86ISD::PSHUFB, dl, MVT::v16i8, V1,
9388                      DAG.getNode(ISD::BUILD_VECTOR, dl,
9389                                  MVT::v16i8, pshufbMask));
9390
9391     // As PSHUFB will zero elements with negative indices, it's safe to ignore
9392     // the 2nd operand if it's undefined or zero.
9393     if (V2.getOpcode() == ISD::UNDEF ||
9394         ISD::isBuildVectorAllZeros(V2.getNode()))
9395       return V1;
9396
9397     // Calculate the shuffle mask for the second input, shuffle it, and
9398     // OR it with the first shuffled input.
9399     pshufbMask.clear();
9400     for (unsigned i = 0; i != 16; ++i) {
9401       int EltIdx = MaskVals[i];
9402       EltIdx = (EltIdx < 16) ? 0x80 : EltIdx - 16;
9403       pshufbMask.push_back(DAG.getConstant(EltIdx, MVT::i8));
9404     }
9405     V2 = DAG.getNode(X86ISD::PSHUFB, dl, MVT::v16i8, V2,
9406                      DAG.getNode(ISD::BUILD_VECTOR, dl,
9407                                  MVT::v16i8, pshufbMask));
9408     return DAG.getNode(ISD::OR, dl, MVT::v16i8, V1, V2);
9409   }
9410
9411   // No SSSE3 - Calculate in place words and then fix all out of place words
9412   // With 0-16 extracts & inserts.  Worst case is 16 bytes out of order from
9413   // the 16 different words that comprise the two doublequadword input vectors.
9414   V1 = DAG.getNode(ISD::BITCAST, dl, MVT::v8i16, V1);
9415   V2 = DAG.getNode(ISD::BITCAST, dl, MVT::v8i16, V2);
9416   SDValue NewV = V1;
9417   for (int i = 0; i != 8; ++i) {
9418     int Elt0 = MaskVals[i*2];
9419     int Elt1 = MaskVals[i*2+1];
9420
9421     // This word of the result is all undef, skip it.
9422     if (Elt0 < 0 && Elt1 < 0)
9423       continue;
9424
9425     // This word of the result is already in the correct place, skip it.
9426     if ((Elt0 == i*2) && (Elt1 == i*2+1))
9427       continue;
9428
9429     SDValue Elt0Src = Elt0 < 16 ? V1 : V2;
9430     SDValue Elt1Src = Elt1 < 16 ? V1 : V2;
9431     SDValue InsElt;
9432
9433     // If Elt0 and Elt1 are defined, are consecutive, and can be load
9434     // using a single extract together, load it and store it.
9435     if ((Elt0 >= 0) && ((Elt0 + 1) == Elt1) && ((Elt0 & 1) == 0)) {
9436       InsElt = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::i16, Elt1Src,
9437                            DAG.getIntPtrConstant(Elt1 / 2));
9438       NewV = DAG.getNode(ISD::INSERT_VECTOR_ELT, dl, MVT::v8i16, NewV, InsElt,
9439                         DAG.getIntPtrConstant(i));
9440       continue;
9441     }
9442
9443     // If Elt1 is defined, extract it from the appropriate source.  If the
9444     // source byte is not also odd, shift the extracted word left 8 bits
9445     // otherwise clear the bottom 8 bits if we need to do an or.
9446     if (Elt1 >= 0) {
9447       InsElt = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::i16, Elt1Src,
9448                            DAG.getIntPtrConstant(Elt1 / 2));
9449       if ((Elt1 & 1) == 0)
9450         InsElt = DAG.getNode(ISD::SHL, dl, MVT::i16, InsElt,
9451                              DAG.getConstant(8,
9452                                   TLI.getShiftAmountTy(InsElt.getValueType())));
9453       else if (Elt0 >= 0)
9454         InsElt = DAG.getNode(ISD::AND, dl, MVT::i16, InsElt,
9455                              DAG.getConstant(0xFF00, MVT::i16));
9456     }
9457     // If Elt0 is defined, extract it from the appropriate source.  If the
9458     // source byte is not also even, shift the extracted word right 8 bits. If
9459     // Elt1 was also defined, OR the extracted values together before
9460     // inserting them in the result.
9461     if (Elt0 >= 0) {
9462       SDValue InsElt0 = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::i16,
9463                                     Elt0Src, DAG.getIntPtrConstant(Elt0 / 2));
9464       if ((Elt0 & 1) != 0)
9465         InsElt0 = DAG.getNode(ISD::SRL, dl, MVT::i16, InsElt0,
9466                               DAG.getConstant(8,
9467                                  TLI.getShiftAmountTy(InsElt0.getValueType())));
9468       else if (Elt1 >= 0)
9469         InsElt0 = DAG.getNode(ISD::AND, dl, MVT::i16, InsElt0,
9470                              DAG.getConstant(0x00FF, MVT::i16));
9471       InsElt = Elt1 >= 0 ? DAG.getNode(ISD::OR, dl, MVT::i16, InsElt, InsElt0)
9472                          : InsElt0;
9473     }
9474     NewV = DAG.getNode(ISD::INSERT_VECTOR_ELT, dl, MVT::v8i16, NewV, InsElt,
9475                        DAG.getIntPtrConstant(i));
9476   }
9477   return DAG.getNode(ISD::BITCAST, dl, MVT::v16i8, NewV);
9478 }
9479
9480 // v32i8 shuffles - Translate to VPSHUFB if possible.
9481 static
9482 SDValue LowerVECTOR_SHUFFLEv32i8(ShuffleVectorSDNode *SVOp,
9483                                  const X86Subtarget *Subtarget,
9484                                  SelectionDAG &DAG) {
9485   MVT VT = SVOp->getSimpleValueType(0);
9486   SDValue V1 = SVOp->getOperand(0);
9487   SDValue V2 = SVOp->getOperand(1);
9488   SDLoc dl(SVOp);
9489   SmallVector<int, 32> MaskVals(SVOp->getMask().begin(), SVOp->getMask().end());
9490
9491   bool V2IsUndef = V2.getOpcode() == ISD::UNDEF;
9492   bool V1IsAllZero = ISD::isBuildVectorAllZeros(V1.getNode());
9493   bool V2IsAllZero = ISD::isBuildVectorAllZeros(V2.getNode());
9494
9495   // VPSHUFB may be generated if
9496   // (1) one of input vector is undefined or zeroinitializer.
9497   // The mask value 0x80 puts 0 in the corresponding slot of the vector.
9498   // And (2) the mask indexes don't cross the 128-bit lane.
9499   if (VT != MVT::v32i8 || !Subtarget->hasInt256() ||
9500       (!V2IsUndef && !V2IsAllZero && !V1IsAllZero))
9501     return SDValue();
9502
9503   if (V1IsAllZero && !V2IsAllZero) {
9504     CommuteVectorShuffleMask(MaskVals, 32);
9505     V1 = V2;
9506   }
9507   return getPSHUFB(MaskVals, V1, dl, DAG);
9508 }
9509
9510 /// RewriteAsNarrowerShuffle - Try rewriting v8i16 and v16i8 shuffles as 4 wide
9511 /// ones, or rewriting v4i32 / v4f32 as 2 wide ones if possible. This can be
9512 /// done when every pair / quad of shuffle mask elements point to elements in
9513 /// the right sequence. e.g.
9514 /// vector_shuffle X, Y, <2, 3, | 10, 11, | 0, 1, | 14, 15>
9515 static
9516 SDValue RewriteAsNarrowerShuffle(ShuffleVectorSDNode *SVOp,
9517                                  SelectionDAG &DAG) {
9518   MVT VT = SVOp->getSimpleValueType(0);
9519   SDLoc dl(SVOp);
9520   unsigned NumElems = VT.getVectorNumElements();
9521   MVT NewVT;
9522   unsigned Scale;
9523   switch (VT.SimpleTy) {
9524   default: llvm_unreachable("Unexpected!");
9525   case MVT::v2i64:
9526   case MVT::v2f64:
9527            return SDValue(SVOp, 0);
9528   case MVT::v4f32:  NewVT = MVT::v2f64; Scale = 2; break;
9529   case MVT::v4i32:  NewVT = MVT::v2i64; Scale = 2; break;
9530   case MVT::v8i16:  NewVT = MVT::v4i32; Scale = 2; break;
9531   case MVT::v16i8:  NewVT = MVT::v4i32; Scale = 4; break;
9532   case MVT::v16i16: NewVT = MVT::v8i32; Scale = 2; break;
9533   case MVT::v32i8:  NewVT = MVT::v8i32; Scale = 4; break;
9534   }
9535
9536   SmallVector<int, 8> MaskVec;
9537   for (unsigned i = 0; i != NumElems; i += Scale) {
9538     int StartIdx = -1;
9539     for (unsigned j = 0; j != Scale; ++j) {
9540       int EltIdx = SVOp->getMaskElt(i+j);
9541       if (EltIdx < 0)
9542         continue;
9543       if (StartIdx < 0)
9544         StartIdx = (EltIdx / Scale);
9545       if (EltIdx != (int)(StartIdx*Scale + j))
9546         return SDValue();
9547     }
9548     MaskVec.push_back(StartIdx);
9549   }
9550
9551   SDValue V1 = DAG.getNode(ISD::BITCAST, dl, NewVT, SVOp->getOperand(0));
9552   SDValue V2 = DAG.getNode(ISD::BITCAST, dl, NewVT, SVOp->getOperand(1));
9553   return DAG.getVectorShuffle(NewVT, dl, V1, V2, &MaskVec[0]);
9554 }
9555
9556 /// getVZextMovL - Return a zero-extending vector move low node.
9557 ///
9558 static SDValue getVZextMovL(MVT VT, MVT OpVT,
9559                             SDValue SrcOp, SelectionDAG &DAG,
9560                             const X86Subtarget *Subtarget, SDLoc dl) {
9561   if (VT == MVT::v2f64 || VT == MVT::v4f32) {
9562     LoadSDNode *LD = nullptr;
9563     if (!isScalarLoadToVector(SrcOp.getNode(), &LD))
9564       LD = dyn_cast<LoadSDNode>(SrcOp);
9565     if (!LD) {
9566       // movssrr and movsdrr do not clear top bits. Try to use movd, movq
9567       // instead.
9568       MVT ExtVT = (OpVT == MVT::v2f64) ? MVT::i64 : MVT::i32;
9569       if ((ExtVT != MVT::i64 || Subtarget->is64Bit()) &&
9570           SrcOp.getOpcode() == ISD::SCALAR_TO_VECTOR &&
9571           SrcOp.getOperand(0).getOpcode() == ISD::BITCAST &&
9572           SrcOp.getOperand(0).getOperand(0).getValueType() == ExtVT) {
9573         // PR2108
9574         OpVT = (OpVT == MVT::v2f64) ? MVT::v2i64 : MVT::v4i32;
9575         return DAG.getNode(ISD::BITCAST, dl, VT,
9576                            DAG.getNode(X86ISD::VZEXT_MOVL, dl, OpVT,
9577                                        DAG.getNode(ISD::SCALAR_TO_VECTOR, dl,
9578                                                    OpVT,
9579                                                    SrcOp.getOperand(0)
9580                                                           .getOperand(0))));
9581       }
9582     }
9583   }
9584
9585   return DAG.getNode(ISD::BITCAST, dl, VT,
9586                      DAG.getNode(X86ISD::VZEXT_MOVL, dl, OpVT,
9587                                  DAG.getNode(ISD::BITCAST, dl,
9588                                              OpVT, SrcOp)));
9589 }
9590
9591 /// LowerVECTOR_SHUFFLE_256 - Handle all 256-bit wide vectors shuffles
9592 /// which could not be matched by any known target speficic shuffle
9593 static SDValue
9594 LowerVECTOR_SHUFFLE_256(ShuffleVectorSDNode *SVOp, SelectionDAG &DAG) {
9595
9596   SDValue NewOp = Compact8x32ShuffleNode(SVOp, DAG);
9597   if (NewOp.getNode())
9598     return NewOp;
9599
9600   MVT VT = SVOp->getSimpleValueType(0);
9601
9602   unsigned NumElems = VT.getVectorNumElements();
9603   unsigned NumLaneElems = NumElems / 2;
9604
9605   SDLoc dl(SVOp);
9606   MVT EltVT = VT.getVectorElementType();
9607   MVT NVT = MVT::getVectorVT(EltVT, NumLaneElems);
9608   SDValue Output[2];
9609
9610   SmallVector<int, 16> Mask;
9611   for (unsigned l = 0; l < 2; ++l) {
9612     // Build a shuffle mask for the output, discovering on the fly which
9613     // input vectors to use as shuffle operands (recorded in InputUsed).
9614     // If building a suitable shuffle vector proves too hard, then bail
9615     // out with UseBuildVector set.
9616     bool UseBuildVector = false;
9617     int InputUsed[2] = { -1, -1 }; // Not yet discovered.
9618     unsigned LaneStart = l * NumLaneElems;
9619     for (unsigned i = 0; i != NumLaneElems; ++i) {
9620       // The mask element.  This indexes into the input.
9621       int Idx = SVOp->getMaskElt(i+LaneStart);
9622       if (Idx < 0) {
9623         // the mask element does not index into any input vector.
9624         Mask.push_back(-1);
9625         continue;
9626       }
9627
9628       // The input vector this mask element indexes into.
9629       int Input = Idx / NumLaneElems;
9630
9631       // Turn the index into an offset from the start of the input vector.
9632       Idx -= Input * NumLaneElems;
9633
9634       // Find or create a shuffle vector operand to hold this input.
9635       unsigned OpNo;
9636       for (OpNo = 0; OpNo < array_lengthof(InputUsed); ++OpNo) {
9637         if (InputUsed[OpNo] == Input)
9638           // This input vector is already an operand.
9639           break;
9640         if (InputUsed[OpNo] < 0) {
9641           // Create a new operand for this input vector.
9642           InputUsed[OpNo] = Input;
9643           break;
9644         }
9645       }
9646
9647       if (OpNo >= array_lengthof(InputUsed)) {
9648         // More than two input vectors used!  Give up on trying to create a
9649         // shuffle vector.  Insert all elements into a BUILD_VECTOR instead.
9650         UseBuildVector = true;
9651         break;
9652       }
9653
9654       // Add the mask index for the new shuffle vector.
9655       Mask.push_back(Idx + OpNo * NumLaneElems);
9656     }
9657
9658     if (UseBuildVector) {
9659       SmallVector<SDValue, 16> SVOps;
9660       for (unsigned i = 0; i != NumLaneElems; ++i) {
9661         // The mask element.  This indexes into the input.
9662         int Idx = SVOp->getMaskElt(i+LaneStart);
9663         if (Idx < 0) {
9664           SVOps.push_back(DAG.getUNDEF(EltVT));
9665           continue;
9666         }
9667
9668         // The input vector this mask element indexes into.
9669         int Input = Idx / NumElems;
9670
9671         // Turn the index into an offset from the start of the input vector.
9672         Idx -= Input * NumElems;
9673
9674         // Extract the vector element by hand.
9675         SVOps.push_back(DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, EltVT,
9676                                     SVOp->getOperand(Input),
9677                                     DAG.getIntPtrConstant(Idx)));
9678       }
9679
9680       // Construct the output using a BUILD_VECTOR.
9681       Output[l] = DAG.getNode(ISD::BUILD_VECTOR, dl, NVT, SVOps);
9682     } else if (InputUsed[0] < 0) {
9683       // No input vectors were used! The result is undefined.
9684       Output[l] = DAG.getUNDEF(NVT);
9685     } else {
9686       SDValue Op0 = Extract128BitVector(SVOp->getOperand(InputUsed[0] / 2),
9687                                         (InputUsed[0] % 2) * NumLaneElems,
9688                                         DAG, dl);
9689       // If only one input was used, use an undefined vector for the other.
9690       SDValue Op1 = (InputUsed[1] < 0) ? DAG.getUNDEF(NVT) :
9691         Extract128BitVector(SVOp->getOperand(InputUsed[1] / 2),
9692                             (InputUsed[1] % 2) * NumLaneElems, DAG, dl);
9693       // At least one input vector was used. Create a new shuffle vector.
9694       Output[l] = DAG.getVectorShuffle(NVT, dl, Op0, Op1, &Mask[0]);
9695     }
9696
9697     Mask.clear();
9698   }
9699
9700   // Concatenate the result back
9701   return DAG.getNode(ISD::CONCAT_VECTORS, dl, VT, Output[0], Output[1]);
9702 }
9703
9704 /// LowerVECTOR_SHUFFLE_128v4 - Handle all 128-bit wide vectors with
9705 /// 4 elements, and match them with several different shuffle types.
9706 static SDValue
9707 LowerVECTOR_SHUFFLE_128v4(ShuffleVectorSDNode *SVOp, SelectionDAG &DAG) {
9708   SDValue V1 = SVOp->getOperand(0);
9709   SDValue V2 = SVOp->getOperand(1);
9710   SDLoc dl(SVOp);
9711   MVT VT = SVOp->getSimpleValueType(0);
9712
9713   assert(VT.is128BitVector() && "Unsupported vector size");
9714
9715   std::pair<int, int> Locs[4];
9716   int Mask1[] = { -1, -1, -1, -1 };
9717   SmallVector<int, 8> PermMask(SVOp->getMask().begin(), SVOp->getMask().end());
9718
9719   unsigned NumHi = 0;
9720   unsigned NumLo = 0;
9721   for (unsigned i = 0; i != 4; ++i) {
9722     int Idx = PermMask[i];
9723     if (Idx < 0) {
9724       Locs[i] = std::make_pair(-1, -1);
9725     } else {
9726       assert(Idx < 8 && "Invalid VECTOR_SHUFFLE index!");
9727       if (Idx < 4) {
9728         Locs[i] = std::make_pair(0, NumLo);
9729         Mask1[NumLo] = Idx;
9730         NumLo++;
9731       } else {
9732         Locs[i] = std::make_pair(1, NumHi);
9733         if (2+NumHi < 4)
9734           Mask1[2+NumHi] = Idx;
9735         NumHi++;
9736       }
9737     }
9738   }
9739
9740   if (NumLo <= 2 && NumHi <= 2) {
9741     // If no more than two elements come from either vector. This can be
9742     // implemented with two shuffles. First shuffle gather the elements.
9743     // The second shuffle, which takes the first shuffle as both of its
9744     // vector operands, put the elements into the right order.
9745     V1 = DAG.getVectorShuffle(VT, dl, V1, V2, &Mask1[0]);
9746
9747     int Mask2[] = { -1, -1, -1, -1 };
9748
9749     for (unsigned i = 0; i != 4; ++i)
9750       if (Locs[i].first != -1) {
9751         unsigned Idx = (i < 2) ? 0 : 4;
9752         Idx += Locs[i].first * 2 + Locs[i].second;
9753         Mask2[i] = Idx;
9754       }
9755
9756     return DAG.getVectorShuffle(VT, dl, V1, V1, &Mask2[0]);
9757   }
9758
9759   if (NumLo == 3 || NumHi == 3) {
9760     // Otherwise, we must have three elements from one vector, call it X, and
9761     // one element from the other, call it Y.  First, use a shufps to build an
9762     // intermediate vector with the one element from Y and the element from X
9763     // that will be in the same half in the final destination (the indexes don't
9764     // matter). Then, use a shufps to build the final vector, taking the half
9765     // containing the element from Y from the intermediate, and the other half
9766     // from X.
9767     if (NumHi == 3) {
9768       // Normalize it so the 3 elements come from V1.
9769       CommuteVectorShuffleMask(PermMask, 4);
9770       std::swap(V1, V2);
9771     }
9772
9773     // Find the element from V2.
9774     unsigned HiIndex;
9775     for (HiIndex = 0; HiIndex < 3; ++HiIndex) {
9776       int Val = PermMask[HiIndex];
9777       if (Val < 0)
9778         continue;
9779       if (Val >= 4)
9780         break;
9781     }
9782
9783     Mask1[0] = PermMask[HiIndex];
9784     Mask1[1] = -1;
9785     Mask1[2] = PermMask[HiIndex^1];
9786     Mask1[3] = -1;
9787     V2 = DAG.getVectorShuffle(VT, dl, V1, V2, &Mask1[0]);
9788
9789     if (HiIndex >= 2) {
9790       Mask1[0] = PermMask[0];
9791       Mask1[1] = PermMask[1];
9792       Mask1[2] = HiIndex & 1 ? 6 : 4;
9793       Mask1[3] = HiIndex & 1 ? 4 : 6;
9794       return DAG.getVectorShuffle(VT, dl, V1, V2, &Mask1[0]);
9795     }
9796
9797     Mask1[0] = HiIndex & 1 ? 2 : 0;
9798     Mask1[1] = HiIndex & 1 ? 0 : 2;
9799     Mask1[2] = PermMask[2];
9800     Mask1[3] = PermMask[3];
9801     if (Mask1[2] >= 0)
9802       Mask1[2] += 4;
9803     if (Mask1[3] >= 0)
9804       Mask1[3] += 4;
9805     return DAG.getVectorShuffle(VT, dl, V2, V1, &Mask1[0]);
9806   }
9807
9808   // Break it into (shuffle shuffle_hi, shuffle_lo).
9809   int LoMask[] = { -1, -1, -1, -1 };
9810   int HiMask[] = { -1, -1, -1, -1 };
9811
9812   int *MaskPtr = LoMask;
9813   unsigned MaskIdx = 0;
9814   unsigned LoIdx = 0;
9815   unsigned HiIdx = 2;
9816   for (unsigned i = 0; i != 4; ++i) {
9817     if (i == 2) {
9818       MaskPtr = HiMask;
9819       MaskIdx = 1;
9820       LoIdx = 0;
9821       HiIdx = 2;
9822     }
9823     int Idx = PermMask[i];
9824     if (Idx < 0) {
9825       Locs[i] = std::make_pair(-1, -1);
9826     } else if (Idx < 4) {
9827       Locs[i] = std::make_pair(MaskIdx, LoIdx);
9828       MaskPtr[LoIdx] = Idx;
9829       LoIdx++;
9830     } else {
9831       Locs[i] = std::make_pair(MaskIdx, HiIdx);
9832       MaskPtr[HiIdx] = Idx;
9833       HiIdx++;
9834     }
9835   }
9836
9837   SDValue LoShuffle = DAG.getVectorShuffle(VT, dl, V1, V2, &LoMask[0]);
9838   SDValue HiShuffle = DAG.getVectorShuffle(VT, dl, V1, V2, &HiMask[0]);
9839   int MaskOps[] = { -1, -1, -1, -1 };
9840   for (unsigned i = 0; i != 4; ++i)
9841     if (Locs[i].first != -1)
9842       MaskOps[i] = Locs[i].first * 4 + Locs[i].second;
9843   return DAG.getVectorShuffle(VT, dl, LoShuffle, HiShuffle, &MaskOps[0]);
9844 }
9845
9846 static bool MayFoldVectorLoad(SDValue V) {
9847   while (V.hasOneUse() && V.getOpcode() == ISD::BITCAST)
9848     V = V.getOperand(0);
9849
9850   if (V.hasOneUse() && V.getOpcode() == ISD::SCALAR_TO_VECTOR)
9851     V = V.getOperand(0);
9852   if (V.hasOneUse() && V.getOpcode() == ISD::BUILD_VECTOR &&
9853       V.getNumOperands() == 2 && V.getOperand(1).getOpcode() == ISD::UNDEF)
9854     // BUILD_VECTOR (load), undef
9855     V = V.getOperand(0);
9856
9857   return MayFoldLoad(V);
9858 }
9859
9860 static
9861 SDValue getMOVDDup(SDValue &Op, SDLoc &dl, SDValue V1, SelectionDAG &DAG) {
9862   MVT VT = Op.getSimpleValueType();
9863
9864   // Canonizalize to v2f64.
9865   V1 = DAG.getNode(ISD::BITCAST, dl, MVT::v2f64, V1);
9866   return DAG.getNode(ISD::BITCAST, dl, VT,
9867                      getTargetShuffleNode(X86ISD::MOVDDUP, dl, MVT::v2f64,
9868                                           V1, DAG));
9869 }
9870
9871 static
9872 SDValue getMOVLowToHigh(SDValue &Op, SDLoc &dl, SelectionDAG &DAG,
9873                         bool HasSSE2) {
9874   SDValue V1 = Op.getOperand(0);
9875   SDValue V2 = Op.getOperand(1);
9876   MVT VT = Op.getSimpleValueType();
9877
9878   assert(VT != MVT::v2i64 && "unsupported shuffle type");
9879
9880   if (HasSSE2 && VT == MVT::v2f64)
9881     return getTargetShuffleNode(X86ISD::MOVLHPD, dl, VT, V1, V2, DAG);
9882
9883   // v4f32 or v4i32: canonizalized to v4f32 (which is legal for SSE1)
9884   return DAG.getNode(ISD::BITCAST, dl, VT,
9885                      getTargetShuffleNode(X86ISD::MOVLHPS, dl, MVT::v4f32,
9886                            DAG.getNode(ISD::BITCAST, dl, MVT::v4f32, V1),
9887                            DAG.getNode(ISD::BITCAST, dl, MVT::v4f32, V2), DAG));
9888 }
9889
9890 static
9891 SDValue getMOVHighToLow(SDValue &Op, SDLoc &dl, SelectionDAG &DAG) {
9892   SDValue V1 = Op.getOperand(0);
9893   SDValue V2 = Op.getOperand(1);
9894   MVT VT = Op.getSimpleValueType();
9895
9896   assert((VT == MVT::v4i32 || VT == MVT::v4f32) &&
9897          "unsupported shuffle type");
9898
9899   if (V2.getOpcode() == ISD::UNDEF)
9900     V2 = V1;
9901
9902   // v4i32 or v4f32
9903   return getTargetShuffleNode(X86ISD::MOVHLPS, dl, VT, V1, V2, DAG);
9904 }
9905
9906 static
9907 SDValue getMOVLP(SDValue &Op, SDLoc &dl, SelectionDAG &DAG, bool HasSSE2) {
9908   SDValue V1 = Op.getOperand(0);
9909   SDValue V2 = Op.getOperand(1);
9910   MVT VT = Op.getSimpleValueType();
9911   unsigned NumElems = VT.getVectorNumElements();
9912
9913   // Use MOVLPS and MOVLPD in case V1 or V2 are loads. During isel, the second
9914   // operand of these instructions is only memory, so check if there's a
9915   // potencial load folding here, otherwise use SHUFPS or MOVSD to match the
9916   // same masks.
9917   bool CanFoldLoad = false;
9918
9919   // Trivial case, when V2 comes from a load.
9920   if (MayFoldVectorLoad(V2))
9921     CanFoldLoad = true;
9922
9923   // When V1 is a load, it can be folded later into a store in isel, example:
9924   //  (store (v4f32 (X86Movlps (load addr:$src1), VR128:$src2)), addr:$src1)
9925   //    turns into:
9926   //  (MOVLPSmr addr:$src1, VR128:$src2)
9927   // So, recognize this potential and also use MOVLPS or MOVLPD
9928   else if (MayFoldVectorLoad(V1) && MayFoldIntoStore(Op))
9929     CanFoldLoad = true;
9930
9931   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(Op);
9932   if (CanFoldLoad) {
9933     if (HasSSE2 && NumElems == 2)
9934       return getTargetShuffleNode(X86ISD::MOVLPD, dl, VT, V1, V2, DAG);
9935
9936     if (NumElems == 4)
9937       // If we don't care about the second element, proceed to use movss.
9938       if (SVOp->getMaskElt(1) != -1)
9939         return getTargetShuffleNode(X86ISD::MOVLPS, dl, VT, V1, V2, DAG);
9940   }
9941
9942   // movl and movlp will both match v2i64, but v2i64 is never matched by
9943   // movl earlier because we make it strict to avoid messing with the movlp load
9944   // folding logic (see the code above getMOVLP call). Match it here then,
9945   // this is horrible, but will stay like this until we move all shuffle
9946   // matching to x86 specific nodes. Note that for the 1st condition all
9947   // types are matched with movsd.
9948   if (HasSSE2) {
9949     // FIXME: isMOVLMask should be checked and matched before getMOVLP,
9950     // as to remove this logic from here, as much as possible
9951     if (NumElems == 2 || !isMOVLMask(SVOp->getMask(), VT))
9952       return getTargetShuffleNode(X86ISD::MOVSD, dl, VT, V1, V2, DAG);
9953     return getTargetShuffleNode(X86ISD::MOVSS, dl, VT, V1, V2, DAG);
9954   }
9955
9956   assert(VT != MVT::v4i32 && "unsupported shuffle type");
9957
9958   // Invert the operand order and use SHUFPS to match it.
9959   return getTargetShuffleNode(X86ISD::SHUFP, dl, VT, V2, V1,
9960                               getShuffleSHUFImmediate(SVOp), DAG);
9961 }
9962
9963 static SDValue NarrowVectorLoadToElement(LoadSDNode *Load, unsigned Index,
9964                                          SelectionDAG &DAG) {
9965   SDLoc dl(Load);
9966   MVT VT = Load->getSimpleValueType(0);
9967   MVT EVT = VT.getVectorElementType();
9968   SDValue Addr = Load->getOperand(1);
9969   SDValue NewAddr = DAG.getNode(
9970       ISD::ADD, dl, Addr.getSimpleValueType(), Addr,
9971       DAG.getConstant(Index * EVT.getStoreSize(), Addr.getSimpleValueType()));
9972
9973   SDValue NewLoad =
9974       DAG.getLoad(EVT, dl, Load->getChain(), NewAddr,
9975                   DAG.getMachineFunction().getMachineMemOperand(
9976                       Load->getMemOperand(), 0, EVT.getStoreSize()));
9977   return NewLoad;
9978 }
9979
9980 // It is only safe to call this function if isINSERTPSMask is true for
9981 // this shufflevector mask.
9982 static SDValue getINSERTPS(ShuffleVectorSDNode *SVOp, SDLoc &dl,
9983                            SelectionDAG &DAG) {
9984   // Generate an insertps instruction when inserting an f32 from memory onto a
9985   // v4f32 or when copying a member from one v4f32 to another.
9986   // We also use it for transferring i32 from one register to another,
9987   // since it simply copies the same bits.
9988   // If we're transferring an i32 from memory to a specific element in a
9989   // register, we output a generic DAG that will match the PINSRD
9990   // instruction.
9991   MVT VT = SVOp->getSimpleValueType(0);
9992   MVT EVT = VT.getVectorElementType();
9993   SDValue V1 = SVOp->getOperand(0);
9994   SDValue V2 = SVOp->getOperand(1);
9995   auto Mask = SVOp->getMask();
9996   assert((VT == MVT::v4f32 || VT == MVT::v4i32) &&
9997          "unsupported vector type for insertps/pinsrd");
9998
9999   auto FromV1Predicate = [](const int &i) { return i < 4 && i > -1; };
10000   auto FromV2Predicate = [](const int &i) { return i >= 4; };
10001   int FromV1 = std::count_if(Mask.begin(), Mask.end(), FromV1Predicate);
10002
10003   SDValue From;
10004   SDValue To;
10005   unsigned DestIndex;
10006   if (FromV1 == 1) {
10007     From = V1;
10008     To = V2;
10009     DestIndex = std::find_if(Mask.begin(), Mask.end(), FromV1Predicate) -
10010                 Mask.begin();
10011
10012     // If we have 1 element from each vector, we have to check if we're
10013     // changing V1's element's place. If so, we're done. Otherwise, we
10014     // should assume we're changing V2's element's place and behave
10015     // accordingly.
10016     int FromV2 = std::count_if(Mask.begin(), Mask.end(), FromV2Predicate);
10017     assert(DestIndex <= INT32_MAX && "truncated destination index");
10018     if (FromV1 == FromV2 &&
10019         static_cast<int>(DestIndex) == Mask[DestIndex] % 4) {
10020       From = V2;
10021       To = V1;
10022       DestIndex =
10023           std::find_if(Mask.begin(), Mask.end(), FromV2Predicate) - Mask.begin();
10024     }
10025   } else {
10026     assert(std::count_if(Mask.begin(), Mask.end(), FromV2Predicate) == 1 &&
10027            "More than one element from V1 and from V2, or no elements from one "
10028            "of the vectors. This case should not have returned true from "
10029            "isINSERTPSMask");
10030     From = V2;
10031     To = V1;
10032     DestIndex =
10033         std::find_if(Mask.begin(), Mask.end(), FromV2Predicate) - Mask.begin();
10034   }
10035
10036   // Get an index into the source vector in the range [0,4) (the mask is
10037   // in the range [0,8) because it can address V1 and V2)
10038   unsigned SrcIndex = Mask[DestIndex] % 4;
10039   if (MayFoldLoad(From)) {
10040     // Trivial case, when From comes from a load and is only used by the
10041     // shuffle. Make it use insertps from the vector that we need from that
10042     // load.
10043     SDValue NewLoad =
10044         NarrowVectorLoadToElement(cast<LoadSDNode>(From), SrcIndex, DAG);
10045     if (!NewLoad.getNode())
10046       return SDValue();
10047
10048     if (EVT == MVT::f32) {
10049       // Create this as a scalar to vector to match the instruction pattern.
10050       SDValue LoadScalarToVector =
10051           DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, VT, NewLoad);
10052       SDValue InsertpsMask = DAG.getIntPtrConstant(DestIndex << 4);
10053       return DAG.getNode(X86ISD::INSERTPS, dl, VT, To, LoadScalarToVector,
10054                          InsertpsMask);
10055     } else { // EVT == MVT::i32
10056       // If we're getting an i32 from memory, use an INSERT_VECTOR_ELT
10057       // instruction, to match the PINSRD instruction, which loads an i32 to a
10058       // certain vector element.
10059       return DAG.getNode(ISD::INSERT_VECTOR_ELT, dl, VT, To, NewLoad,
10060                          DAG.getConstant(DestIndex, MVT::i32));
10061     }
10062   }
10063
10064   // Vector-element-to-vector
10065   SDValue InsertpsMask = DAG.getIntPtrConstant(DestIndex << 4 | SrcIndex << 6);
10066   return DAG.getNode(X86ISD::INSERTPS, dl, VT, To, From, InsertpsMask);
10067 }
10068
10069 // Reduce a vector shuffle to zext.
10070 static SDValue LowerVectorIntExtend(SDValue Op, const X86Subtarget *Subtarget,
10071                                     SelectionDAG &DAG) {
10072   // PMOVZX is only available from SSE41.
10073   if (!Subtarget->hasSSE41())
10074     return SDValue();
10075
10076   MVT VT = Op.getSimpleValueType();
10077
10078   // Only AVX2 support 256-bit vector integer extending.
10079   if (!Subtarget->hasInt256() && VT.is256BitVector())
10080     return SDValue();
10081
10082   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(Op);
10083   SDLoc DL(Op);
10084   SDValue V1 = Op.getOperand(0);
10085   SDValue V2 = Op.getOperand(1);
10086   unsigned NumElems = VT.getVectorNumElements();
10087
10088   // Extending is an unary operation and the element type of the source vector
10089   // won't be equal to or larger than i64.
10090   if (V2.getOpcode() != ISD::UNDEF || !VT.isInteger() ||
10091       VT.getVectorElementType() == MVT::i64)
10092     return SDValue();
10093
10094   // Find the expansion ratio, e.g. expanding from i8 to i32 has a ratio of 4.
10095   unsigned Shift = 1; // Start from 2, i.e. 1 << 1.
10096   while ((1U << Shift) < NumElems) {
10097     if (SVOp->getMaskElt(1U << Shift) == 1)
10098       break;
10099     Shift += 1;
10100     // The maximal ratio is 8, i.e. from i8 to i64.
10101     if (Shift > 3)
10102       return SDValue();
10103   }
10104
10105   // Check the shuffle mask.
10106   unsigned Mask = (1U << Shift) - 1;
10107   for (unsigned i = 0; i != NumElems; ++i) {
10108     int EltIdx = SVOp->getMaskElt(i);
10109     if ((i & Mask) != 0 && EltIdx != -1)
10110       return SDValue();
10111     if ((i & Mask) == 0 && (unsigned)EltIdx != (i >> Shift))
10112       return SDValue();
10113   }
10114
10115   unsigned NBits = VT.getVectorElementType().getSizeInBits() << Shift;
10116   MVT NeVT = MVT::getIntegerVT(NBits);
10117   MVT NVT = MVT::getVectorVT(NeVT, NumElems >> Shift);
10118
10119   if (!DAG.getTargetLoweringInfo().isTypeLegal(NVT))
10120     return SDValue();
10121
10122   // Simplify the operand as it's prepared to be fed into shuffle.
10123   unsigned SignificantBits = NVT.getSizeInBits() >> Shift;
10124   if (V1.getOpcode() == ISD::BITCAST &&
10125       V1.getOperand(0).getOpcode() == ISD::SCALAR_TO_VECTOR &&
10126       V1.getOperand(0).getOperand(0).getOpcode() == ISD::EXTRACT_VECTOR_ELT &&
10127       V1.getOperand(0).getOperand(0)
10128         .getSimpleValueType().getSizeInBits() == SignificantBits) {
10129     // (bitcast (sclr2vec (ext_vec_elt x))) -> (bitcast x)
10130     SDValue V = V1.getOperand(0).getOperand(0).getOperand(0);
10131     ConstantSDNode *CIdx =
10132       dyn_cast<ConstantSDNode>(V1.getOperand(0).getOperand(0).getOperand(1));
10133     // If it's foldable, i.e. normal load with single use, we will let code
10134     // selection to fold it. Otherwise, we will short the conversion sequence.
10135     if (CIdx && CIdx->getZExtValue() == 0 &&
10136         (!ISD::isNormalLoad(V.getNode()) || !V.hasOneUse())) {
10137       MVT FullVT = V.getSimpleValueType();
10138       MVT V1VT = V1.getSimpleValueType();
10139       if (FullVT.getSizeInBits() > V1VT.getSizeInBits()) {
10140         // The "ext_vec_elt" node is wider than the result node.
10141         // In this case we should extract subvector from V.
10142         // (bitcast (sclr2vec (ext_vec_elt x))) -> (bitcast (extract_subvector x)).
10143         unsigned Ratio = FullVT.getSizeInBits() / V1VT.getSizeInBits();
10144         MVT SubVecVT = MVT::getVectorVT(FullVT.getVectorElementType(),
10145                                         FullVT.getVectorNumElements()/Ratio);
10146         V = DAG.getNode(ISD::EXTRACT_SUBVECTOR, DL, SubVecVT, V,
10147                         DAG.getIntPtrConstant(0));
10148       }
10149       V1 = DAG.getNode(ISD::BITCAST, DL, V1VT, V);
10150     }
10151   }
10152
10153   return DAG.getNode(ISD::BITCAST, DL, VT,
10154                      DAG.getNode(X86ISD::VZEXT, DL, NVT, V1));
10155 }
10156
10157 static SDValue NormalizeVectorShuffle(SDValue Op, const X86Subtarget *Subtarget,
10158                                       SelectionDAG &DAG) {
10159   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(Op);
10160   MVT VT = Op.getSimpleValueType();
10161   SDLoc dl(Op);
10162   SDValue V1 = Op.getOperand(0);
10163   SDValue V2 = Op.getOperand(1);
10164
10165   if (isZeroShuffle(SVOp))
10166     return getZeroVector(VT, Subtarget, DAG, dl);
10167
10168   // Handle splat operations
10169   if (SVOp->isSplat()) {
10170     // Use vbroadcast whenever the splat comes from a foldable load
10171     SDValue Broadcast = LowerVectorBroadcast(Op, Subtarget, DAG);
10172     if (Broadcast.getNode())
10173       return Broadcast;
10174   }
10175
10176   // Check integer expanding shuffles.
10177   SDValue NewOp = LowerVectorIntExtend(Op, Subtarget, DAG);
10178   if (NewOp.getNode())
10179     return NewOp;
10180
10181   // If the shuffle can be profitably rewritten as a narrower shuffle, then
10182   // do it!
10183   if (VT == MVT::v8i16 || VT == MVT::v16i8 || VT == MVT::v16i16 ||
10184       VT == MVT::v32i8) {
10185     SDValue NewOp = RewriteAsNarrowerShuffle(SVOp, DAG);
10186     if (NewOp.getNode())
10187       return DAG.getNode(ISD::BITCAST, dl, VT, NewOp);
10188   } else if (VT.is128BitVector() && Subtarget->hasSSE2()) {
10189     // FIXME: Figure out a cleaner way to do this.
10190     if (ISD::isBuildVectorAllZeros(V2.getNode())) {
10191       SDValue NewOp = RewriteAsNarrowerShuffle(SVOp, DAG);
10192       if (NewOp.getNode()) {
10193         MVT NewVT = NewOp.getSimpleValueType();
10194         if (isCommutedMOVLMask(cast<ShuffleVectorSDNode>(NewOp)->getMask(),
10195                                NewVT, true, false))
10196           return getVZextMovL(VT, NewVT, NewOp.getOperand(0), DAG, Subtarget,
10197                               dl);
10198       }
10199     } else if (ISD::isBuildVectorAllZeros(V1.getNode())) {
10200       SDValue NewOp = RewriteAsNarrowerShuffle(SVOp, DAG);
10201       if (NewOp.getNode()) {
10202         MVT NewVT = NewOp.getSimpleValueType();
10203         if (isMOVLMask(cast<ShuffleVectorSDNode>(NewOp)->getMask(), NewVT))
10204           return getVZextMovL(VT, NewVT, NewOp.getOperand(1), DAG, Subtarget,
10205                               dl);
10206       }
10207     }
10208   }
10209   return SDValue();
10210 }
10211
10212 SDValue
10213 X86TargetLowering::LowerVECTOR_SHUFFLE(SDValue Op, SelectionDAG &DAG) const {
10214   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(Op);
10215   SDValue V1 = Op.getOperand(0);
10216   SDValue V2 = Op.getOperand(1);
10217   MVT VT = Op.getSimpleValueType();
10218   SDLoc dl(Op);
10219   unsigned NumElems = VT.getVectorNumElements();
10220   bool V1IsUndef = V1.getOpcode() == ISD::UNDEF;
10221   bool V2IsUndef = V2.getOpcode() == ISD::UNDEF;
10222   bool V1IsSplat = false;
10223   bool V2IsSplat = false;
10224   bool HasSSE2 = Subtarget->hasSSE2();
10225   bool HasFp256    = Subtarget->hasFp256();
10226   bool HasInt256   = Subtarget->hasInt256();
10227   MachineFunction &MF = DAG.getMachineFunction();
10228   bool OptForSize = MF.getFunction()->getAttributes().
10229     hasAttribute(AttributeSet::FunctionIndex, Attribute::OptimizeForSize);
10230
10231   // Check if we should use the experimental vector shuffle lowering. If so,
10232   // delegate completely to that code path.
10233   if (ExperimentalVectorShuffleLowering)
10234     return lowerVectorShuffle(Op, Subtarget, DAG);
10235
10236   assert(VT.getSizeInBits() != 64 && "Can't lower MMX shuffles");
10237
10238   if (V1IsUndef && V2IsUndef)
10239     return DAG.getUNDEF(VT);
10240
10241   // When we create a shuffle node we put the UNDEF node to second operand,
10242   // but in some cases the first operand may be transformed to UNDEF.
10243   // In this case we should just commute the node.
10244   if (V1IsUndef)
10245     return DAG.getCommutedVectorShuffle(*SVOp);
10246
10247   // Vector shuffle lowering takes 3 steps:
10248   //
10249   // 1) Normalize the input vectors. Here splats, zeroed vectors, profitable
10250   //    narrowing and commutation of operands should be handled.
10251   // 2) Matching of shuffles with known shuffle masks to x86 target specific
10252   //    shuffle nodes.
10253   // 3) Rewriting of unmatched masks into new generic shuffle operations,
10254   //    so the shuffle can be broken into other shuffles and the legalizer can
10255   //    try the lowering again.
10256   //
10257   // The general idea is that no vector_shuffle operation should be left to
10258   // be matched during isel, all of them must be converted to a target specific
10259   // node here.
10260
10261   // Normalize the input vectors. Here splats, zeroed vectors, profitable
10262   // narrowing and commutation of operands should be handled. The actual code
10263   // doesn't include all of those, work in progress...
10264   SDValue NewOp = NormalizeVectorShuffle(Op, Subtarget, DAG);
10265   if (NewOp.getNode())
10266     return NewOp;
10267
10268   SmallVector<int, 8> M(SVOp->getMask().begin(), SVOp->getMask().end());
10269
10270   // NOTE: isPSHUFDMask can also match both masks below (unpckl_undef and
10271   // unpckh_undef). Only use pshufd if speed is more important than size.
10272   if (OptForSize && isUNPCKL_v_undef_Mask(M, VT, HasInt256))
10273     return getTargetShuffleNode(X86ISD::UNPCKL, dl, VT, V1, V1, DAG);
10274   if (OptForSize && isUNPCKH_v_undef_Mask(M, VT, HasInt256))
10275     return getTargetShuffleNode(X86ISD::UNPCKH, dl, VT, V1, V1, DAG);
10276
10277   if (isMOVDDUPMask(M, VT) && Subtarget->hasSSE3() &&
10278       V2IsUndef && MayFoldVectorLoad(V1))
10279     return getMOVDDup(Op, dl, V1, DAG);
10280
10281   if (isMOVHLPS_v_undef_Mask(M, VT))
10282     return getMOVHighToLow(Op, dl, DAG);
10283
10284   // Use to match splats
10285   if (HasSSE2 && isUNPCKHMask(M, VT, HasInt256) && V2IsUndef &&
10286       (VT == MVT::v2f64 || VT == MVT::v2i64))
10287     return getTargetShuffleNode(X86ISD::UNPCKH, dl, VT, V1, V1, DAG);
10288
10289   if (isPSHUFDMask(M, VT)) {
10290     // The actual implementation will match the mask in the if above and then
10291     // during isel it can match several different instructions, not only pshufd
10292     // as its name says, sad but true, emulate the behavior for now...
10293     if (isMOVDDUPMask(M, VT) && ((VT == MVT::v4f32 || VT == MVT::v2i64)))
10294       return getTargetShuffleNode(X86ISD::MOVLHPS, dl, VT, V1, V1, DAG);
10295
10296     unsigned TargetMask = getShuffleSHUFImmediate(SVOp);
10297
10298     if (HasSSE2 && (VT == MVT::v4f32 || VT == MVT::v4i32))
10299       return getTargetShuffleNode(X86ISD::PSHUFD, dl, VT, V1, TargetMask, DAG);
10300
10301     if (HasFp256 && (VT == MVT::v4f32 || VT == MVT::v2f64))
10302       return getTargetShuffleNode(X86ISD::VPERMILP, dl, VT, V1, TargetMask,
10303                                   DAG);
10304
10305     return getTargetShuffleNode(X86ISD::SHUFP, dl, VT, V1, V1,
10306                                 TargetMask, DAG);
10307   }
10308
10309   if (isPALIGNRMask(M, VT, Subtarget))
10310     return getTargetShuffleNode(X86ISD::PALIGNR, dl, VT, V1, V2,
10311                                 getShufflePALIGNRImmediate(SVOp),
10312                                 DAG);
10313
10314   if (isVALIGNMask(M, VT, Subtarget))
10315     return getTargetShuffleNode(X86ISD::VALIGN, dl, VT, V1, V2,
10316                                 getShuffleVALIGNImmediate(SVOp),
10317                                 DAG);
10318
10319   // Check if this can be converted into a logical shift.
10320   bool isLeft = false;
10321   unsigned ShAmt = 0;
10322   SDValue ShVal;
10323   bool isShift = HasSSE2 && isVectorShift(SVOp, DAG, isLeft, ShVal, ShAmt);
10324   if (isShift && ShVal.hasOneUse()) {
10325     // If the shifted value has multiple uses, it may be cheaper to use
10326     // v_set0 + movlhps or movhlps, etc.
10327     MVT EltVT = VT.getVectorElementType();
10328     ShAmt *= EltVT.getSizeInBits();
10329     return getVShift(isLeft, VT, ShVal, ShAmt, DAG, *this, dl);
10330   }
10331
10332   if (isMOVLMask(M, VT)) {
10333     if (ISD::isBuildVectorAllZeros(V1.getNode()))
10334       return getVZextMovL(VT, VT, V2, DAG, Subtarget, dl);
10335     if (!isMOVLPMask(M, VT)) {
10336       if (HasSSE2 && (VT == MVT::v2i64 || VT == MVT::v2f64))
10337         return getTargetShuffleNode(X86ISD::MOVSD, dl, VT, V1, V2, DAG);
10338
10339       if (VT == MVT::v4i32 || VT == MVT::v4f32)
10340         return getTargetShuffleNode(X86ISD::MOVSS, dl, VT, V1, V2, DAG);
10341     }
10342   }
10343
10344   // FIXME: fold these into legal mask.
10345   if (isMOVLHPSMask(M, VT) && !isUNPCKLMask(M, VT, HasInt256))
10346     return getMOVLowToHigh(Op, dl, DAG, HasSSE2);
10347
10348   if (isMOVHLPSMask(M, VT))
10349     return getMOVHighToLow(Op, dl, DAG);
10350
10351   if (V2IsUndef && isMOVSHDUPMask(M, VT, Subtarget))
10352     return getTargetShuffleNode(X86ISD::MOVSHDUP, dl, VT, V1, DAG);
10353
10354   if (V2IsUndef && isMOVSLDUPMask(M, VT, Subtarget))
10355     return getTargetShuffleNode(X86ISD::MOVSLDUP, dl, VT, V1, DAG);
10356
10357   if (isMOVLPMask(M, VT))
10358     return getMOVLP(Op, dl, DAG, HasSSE2);
10359
10360   if (ShouldXformToMOVHLPS(M, VT) ||
10361       ShouldXformToMOVLP(V1.getNode(), V2.getNode(), M, VT))
10362     return DAG.getCommutedVectorShuffle(*SVOp);
10363
10364   if (isShift) {
10365     // No better options. Use a vshldq / vsrldq.
10366     MVT EltVT = VT.getVectorElementType();
10367     ShAmt *= EltVT.getSizeInBits();
10368     return getVShift(isLeft, VT, ShVal, ShAmt, DAG, *this, dl);
10369   }
10370
10371   bool Commuted = false;
10372   // FIXME: This should also accept a bitcast of a splat?  Be careful, not
10373   // 1,1,1,1 -> v8i16 though.
10374   BitVector UndefElements;
10375   if (auto *BVOp = dyn_cast<BuildVectorSDNode>(V1.getNode()))
10376     if (BVOp->getConstantSplatNode(&UndefElements) && UndefElements.none())
10377       V1IsSplat = true;
10378   if (auto *BVOp = dyn_cast<BuildVectorSDNode>(V2.getNode()))
10379     if (BVOp->getConstantSplatNode(&UndefElements) && UndefElements.none())
10380       V2IsSplat = true;
10381
10382   // Canonicalize the splat or undef, if present, to be on the RHS.
10383   if (!V2IsUndef && V1IsSplat && !V2IsSplat) {
10384     CommuteVectorShuffleMask(M, NumElems);
10385     std::swap(V1, V2);
10386     std::swap(V1IsSplat, V2IsSplat);
10387     Commuted = true;
10388   }
10389
10390   if (isCommutedMOVLMask(M, VT, V2IsSplat, V2IsUndef)) {
10391     // Shuffling low element of v1 into undef, just return v1.
10392     if (V2IsUndef)
10393       return V1;
10394     // If V2 is a splat, the mask may be malformed such as <4,3,3,3>, which
10395     // the instruction selector will not match, so get a canonical MOVL with
10396     // swapped operands to undo the commute.
10397     return getMOVL(DAG, dl, VT, V2, V1);
10398   }
10399
10400   if (isUNPCKLMask(M, VT, HasInt256))
10401     return getTargetShuffleNode(X86ISD::UNPCKL, dl, VT, V1, V2, DAG);
10402
10403   if (isUNPCKHMask(M, VT, HasInt256))
10404     return getTargetShuffleNode(X86ISD::UNPCKH, dl, VT, V1, V2, DAG);
10405
10406   if (V2IsSplat) {
10407     // Normalize mask so all entries that point to V2 points to its first
10408     // element then try to match unpck{h|l} again. If match, return a
10409     // new vector_shuffle with the corrected mask.p
10410     SmallVector<int, 8> NewMask(M.begin(), M.end());
10411     NormalizeMask(NewMask, NumElems);
10412     if (isUNPCKLMask(NewMask, VT, HasInt256, true))
10413       return getTargetShuffleNode(X86ISD::UNPCKL, dl, VT, V1, V2, DAG);
10414     if (isUNPCKHMask(NewMask, VT, HasInt256, true))
10415       return getTargetShuffleNode(X86ISD::UNPCKH, dl, VT, V1, V2, DAG);
10416   }
10417
10418   if (Commuted) {
10419     // Commute is back and try unpck* again.
10420     // FIXME: this seems wrong.
10421     CommuteVectorShuffleMask(M, NumElems);
10422     std::swap(V1, V2);
10423     std::swap(V1IsSplat, V2IsSplat);
10424
10425     if (isUNPCKLMask(M, VT, HasInt256))
10426       return getTargetShuffleNode(X86ISD::UNPCKL, dl, VT, V1, V2, DAG);
10427
10428     if (isUNPCKHMask(M, VT, HasInt256))
10429       return getTargetShuffleNode(X86ISD::UNPCKH, dl, VT, V1, V2, DAG);
10430   }
10431
10432   // Normalize the node to match x86 shuffle ops if needed
10433   if (!V2IsUndef && (isSHUFPMask(M, VT, /* Commuted */ true)))
10434     return DAG.getCommutedVectorShuffle(*SVOp);
10435
10436   // The checks below are all present in isShuffleMaskLegal, but they are
10437   // inlined here right now to enable us to directly emit target specific
10438   // nodes, and remove one by one until they don't return Op anymore.
10439
10440   if (ShuffleVectorSDNode::isSplatMask(&M[0], VT) &&
10441       SVOp->getSplatIndex() == 0 && V2IsUndef) {
10442     if (VT == MVT::v2f64 || VT == MVT::v2i64)
10443       return getTargetShuffleNode(X86ISD::UNPCKL, dl, VT, V1, V1, DAG);
10444   }
10445
10446   if (isPSHUFHWMask(M, VT, HasInt256))
10447     return getTargetShuffleNode(X86ISD::PSHUFHW, dl, VT, V1,
10448                                 getShufflePSHUFHWImmediate(SVOp),
10449                                 DAG);
10450
10451   if (isPSHUFLWMask(M, VT, HasInt256))
10452     return getTargetShuffleNode(X86ISD::PSHUFLW, dl, VT, V1,
10453                                 getShufflePSHUFLWImmediate(SVOp),
10454                                 DAG);
10455
10456   unsigned MaskValue;
10457   if (isBlendMask(M, VT, Subtarget->hasSSE41(), Subtarget->hasInt256(),
10458                   &MaskValue))
10459     return LowerVECTOR_SHUFFLEtoBlend(SVOp, MaskValue, Subtarget, DAG);
10460
10461   if (isSHUFPMask(M, VT))
10462     return getTargetShuffleNode(X86ISD::SHUFP, dl, VT, V1, V2,
10463                                 getShuffleSHUFImmediate(SVOp), DAG);
10464
10465   if (isUNPCKL_v_undef_Mask(M, VT, HasInt256))
10466     return getTargetShuffleNode(X86ISD::UNPCKL, dl, VT, V1, V1, DAG);
10467   if (isUNPCKH_v_undef_Mask(M, VT, HasInt256))
10468     return getTargetShuffleNode(X86ISD::UNPCKH, dl, VT, V1, V1, DAG);
10469
10470   //===--------------------------------------------------------------------===//
10471   // Generate target specific nodes for 128 or 256-bit shuffles only
10472   // supported in the AVX instruction set.
10473   //
10474
10475   // Handle VMOVDDUPY permutations
10476   if (V2IsUndef && isMOVDDUPYMask(M, VT, HasFp256))
10477     return getTargetShuffleNode(X86ISD::MOVDDUP, dl, VT, V1, DAG);
10478
10479   // Handle VPERMILPS/D* permutations
10480   if (isVPERMILPMask(M, VT)) {
10481     if ((HasInt256 && VT == MVT::v8i32) || VT == MVT::v16i32)
10482       return getTargetShuffleNode(X86ISD::PSHUFD, dl, VT, V1,
10483                                   getShuffleSHUFImmediate(SVOp), DAG);
10484     return getTargetShuffleNode(X86ISD::VPERMILP, dl, VT, V1,
10485                                 getShuffleSHUFImmediate(SVOp), DAG);
10486   }
10487
10488   unsigned Idx;
10489   if (VT.is512BitVector() && isINSERT64x4Mask(M, VT, &Idx))
10490     return Insert256BitVector(V1, Extract256BitVector(V2, 0, DAG, dl),
10491                               Idx*(NumElems/2), DAG, dl);
10492
10493   // Handle VPERM2F128/VPERM2I128 permutations
10494   if (isVPERM2X128Mask(M, VT, HasFp256))
10495     return getTargetShuffleNode(X86ISD::VPERM2X128, dl, VT, V1,
10496                                 V2, getShuffleVPERM2X128Immediate(SVOp), DAG);
10497
10498   if (Subtarget->hasSSE41() && isINSERTPSMask(M, VT))
10499     return getINSERTPS(SVOp, dl, DAG);
10500
10501   unsigned Imm8;
10502   if (V2IsUndef && HasInt256 && isPermImmMask(M, VT, Imm8))
10503     return getTargetShuffleNode(X86ISD::VPERMI, dl, VT, V1, Imm8, DAG);
10504
10505   if ((V2IsUndef && HasInt256 && VT.is256BitVector() && NumElems == 8) ||
10506       VT.is512BitVector()) {
10507     MVT MaskEltVT = MVT::getIntegerVT(VT.getVectorElementType().getSizeInBits());
10508     MVT MaskVectorVT = MVT::getVectorVT(MaskEltVT, NumElems);
10509     SmallVector<SDValue, 16> permclMask;
10510     for (unsigned i = 0; i != NumElems; ++i) {
10511       permclMask.push_back(DAG.getConstant((M[i]>=0) ? M[i] : 0, MaskEltVT));
10512     }
10513
10514     SDValue Mask = DAG.getNode(ISD::BUILD_VECTOR, dl, MaskVectorVT, permclMask);
10515     if (V2IsUndef)
10516       // Bitcast is for VPERMPS since mask is v8i32 but node takes v8f32
10517       return DAG.getNode(X86ISD::VPERMV, dl, VT,
10518                           DAG.getNode(ISD::BITCAST, dl, VT, Mask), V1);
10519     return DAG.getNode(X86ISD::VPERMV3, dl, VT, V1,
10520                        DAG.getNode(ISD::BITCAST, dl, VT, Mask), V2);
10521   }
10522
10523   //===--------------------------------------------------------------------===//
10524   // Since no target specific shuffle was selected for this generic one,
10525   // lower it into other known shuffles. FIXME: this isn't true yet, but
10526   // this is the plan.
10527   //
10528
10529   // Handle v8i16 specifically since SSE can do byte extraction and insertion.
10530   if (VT == MVT::v8i16) {
10531     SDValue NewOp = LowerVECTOR_SHUFFLEv8i16(Op, Subtarget, DAG);
10532     if (NewOp.getNode())
10533       return NewOp;
10534   }
10535
10536   if (VT == MVT::v16i16 && Subtarget->hasInt256()) {
10537     SDValue NewOp = LowerVECTOR_SHUFFLEv16i16(Op, DAG);
10538     if (NewOp.getNode())
10539       return NewOp;
10540   }
10541
10542   if (VT == MVT::v16i8) {
10543     SDValue NewOp = LowerVECTOR_SHUFFLEv16i8(SVOp, Subtarget, DAG);
10544     if (NewOp.getNode())
10545       return NewOp;
10546   }
10547
10548   if (VT == MVT::v32i8) {
10549     SDValue NewOp = LowerVECTOR_SHUFFLEv32i8(SVOp, Subtarget, DAG);
10550     if (NewOp.getNode())
10551       return NewOp;
10552   }
10553
10554   // Handle all 128-bit wide vectors with 4 elements, and match them with
10555   // several different shuffle types.
10556   if (NumElems == 4 && VT.is128BitVector())
10557     return LowerVECTOR_SHUFFLE_128v4(SVOp, DAG);
10558
10559   // Handle general 256-bit shuffles
10560   if (VT.is256BitVector())
10561     return LowerVECTOR_SHUFFLE_256(SVOp, DAG);
10562
10563   return SDValue();
10564 }
10565
10566 // This function assumes its argument is a BUILD_VECTOR of constants or
10567 // undef SDNodes. i.e: ISD::isBuildVectorOfConstantSDNodes(BuildVector) is
10568 // true.
10569 static bool BUILD_VECTORtoBlendMask(BuildVectorSDNode *BuildVector,
10570                                     unsigned &MaskValue) {
10571   MaskValue = 0;
10572   unsigned NumElems = BuildVector->getNumOperands();
10573   // There are 2 lanes if (NumElems > 8), and 1 lane otherwise.
10574   unsigned NumLanes = (NumElems - 1) / 8 + 1;
10575   unsigned NumElemsInLane = NumElems / NumLanes;
10576
10577   // Blend for v16i16 should be symetric for the both lanes.
10578   for (unsigned i = 0; i < NumElemsInLane; ++i) {
10579     SDValue EltCond = BuildVector->getOperand(i);
10580     SDValue SndLaneEltCond =
10581         (NumLanes == 2) ? BuildVector->getOperand(i + NumElemsInLane) : EltCond;
10582
10583     int Lane1Cond = -1, Lane2Cond = -1;
10584     if (isa<ConstantSDNode>(EltCond))
10585       Lane1Cond = !isZero(EltCond);
10586     if (isa<ConstantSDNode>(SndLaneEltCond))
10587       Lane2Cond = !isZero(SndLaneEltCond);
10588
10589     if (Lane1Cond == Lane2Cond || Lane2Cond < 0)
10590       // Lane1Cond != 0, means we want the first argument.
10591       // Lane1Cond == 0, means we want the second argument.
10592       // The encoding of this argument is 0 for the first argument, 1
10593       // for the second. Therefore, invert the condition.
10594       MaskValue |= !Lane1Cond << i;
10595     else if (Lane1Cond < 0)
10596       MaskValue |= !Lane2Cond << i;
10597     else
10598       return false;
10599   }
10600   return true;
10601 }
10602
10603 // Try to lower a vselect node into a simple blend instruction.
10604 static SDValue LowerVSELECTtoBlend(SDValue Op, const X86Subtarget *Subtarget,
10605                                    SelectionDAG &DAG) {
10606   SDValue Cond = Op.getOperand(0);
10607   SDValue LHS = Op.getOperand(1);
10608   SDValue RHS = Op.getOperand(2);
10609   SDLoc dl(Op);
10610   MVT VT = Op.getSimpleValueType();
10611   MVT EltVT = VT.getVectorElementType();
10612   unsigned NumElems = VT.getVectorNumElements();
10613
10614   // There is no blend with immediate in AVX-512.
10615   if (VT.is512BitVector())
10616     return SDValue();
10617
10618   if (!Subtarget->hasSSE41() || EltVT == MVT::i8)
10619     return SDValue();
10620   if (!Subtarget->hasInt256() && VT == MVT::v16i16)
10621     return SDValue();
10622
10623   if (!ISD::isBuildVectorOfConstantSDNodes(Cond.getNode()))
10624     return SDValue();
10625
10626   // Check the mask for BLEND and build the value.
10627   unsigned MaskValue = 0;
10628   if (!BUILD_VECTORtoBlendMask(cast<BuildVectorSDNode>(Cond), MaskValue))
10629     return SDValue();
10630
10631   // Convert i32 vectors to floating point if it is not AVX2.
10632   // AVX2 introduced VPBLENDD instruction for 128 and 256-bit vectors.
10633   MVT BlendVT = VT;
10634   if (EltVT == MVT::i64 || (EltVT == MVT::i32 && !Subtarget->hasInt256())) {
10635     BlendVT = MVT::getVectorVT(MVT::getFloatingPointVT(EltVT.getSizeInBits()),
10636                                NumElems);
10637     LHS = DAG.getNode(ISD::BITCAST, dl, VT, LHS);
10638     RHS = DAG.getNode(ISD::BITCAST, dl, VT, RHS);
10639   }
10640
10641   SDValue Ret = DAG.getNode(X86ISD::BLENDI, dl, BlendVT, LHS, RHS,
10642                             DAG.getConstant(MaskValue, MVT::i32));
10643   return DAG.getNode(ISD::BITCAST, dl, VT, Ret);
10644 }
10645
10646 SDValue X86TargetLowering::LowerVSELECT(SDValue Op, SelectionDAG &DAG) const {
10647   // A vselect where all conditions and data are constants can be optimized into
10648   // a single vector load by SelectionDAGLegalize::ExpandBUILD_VECTOR().
10649   if (ISD::isBuildVectorOfConstantSDNodes(Op.getOperand(0).getNode()) &&
10650       ISD::isBuildVectorOfConstantSDNodes(Op.getOperand(1).getNode()) &&
10651       ISD::isBuildVectorOfConstantSDNodes(Op.getOperand(2).getNode()))
10652     return SDValue();
10653   
10654   SDValue BlendOp = LowerVSELECTtoBlend(Op, Subtarget, DAG);
10655   if (BlendOp.getNode())
10656     return BlendOp;
10657
10658   // Some types for vselect were previously set to Expand, not Legal or
10659   // Custom. Return an empty SDValue so we fall-through to Expand, after
10660   // the Custom lowering phase.
10661   MVT VT = Op.getSimpleValueType();
10662   switch (VT.SimpleTy) {
10663   default:
10664     break;
10665   case MVT::v8i16:
10666   case MVT::v16i16:
10667     if (Subtarget->hasBWI() && Subtarget->hasVLX())
10668       break;
10669     return SDValue();
10670   }
10671
10672   // We couldn't create a "Blend with immediate" node.
10673   // This node should still be legal, but we'll have to emit a blendv*
10674   // instruction.
10675   return Op;
10676 }
10677
10678 static SDValue LowerEXTRACT_VECTOR_ELT_SSE4(SDValue Op, SelectionDAG &DAG) {
10679   MVT VT = Op.getSimpleValueType();
10680   SDLoc dl(Op);
10681
10682   if (!Op.getOperand(0).getSimpleValueType().is128BitVector())
10683     return SDValue();
10684
10685   if (VT.getSizeInBits() == 8) {
10686     SDValue Extract = DAG.getNode(X86ISD::PEXTRB, dl, MVT::i32,
10687                                   Op.getOperand(0), Op.getOperand(1));
10688     SDValue Assert  = DAG.getNode(ISD::AssertZext, dl, MVT::i32, Extract,
10689                                   DAG.getValueType(VT));
10690     return DAG.getNode(ISD::TRUNCATE, dl, VT, Assert);
10691   }
10692
10693   if (VT.getSizeInBits() == 16) {
10694     unsigned Idx = cast<ConstantSDNode>(Op.getOperand(1))->getZExtValue();
10695     // If Idx is 0, it's cheaper to do a move instead of a pextrw.
10696     if (Idx == 0)
10697       return DAG.getNode(ISD::TRUNCATE, dl, MVT::i16,
10698                          DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::i32,
10699                                      DAG.getNode(ISD::BITCAST, dl,
10700                                                  MVT::v4i32,
10701                                                  Op.getOperand(0)),
10702                                      Op.getOperand(1)));
10703     SDValue Extract = DAG.getNode(X86ISD::PEXTRW, dl, MVT::i32,
10704                                   Op.getOperand(0), Op.getOperand(1));
10705     SDValue Assert  = DAG.getNode(ISD::AssertZext, dl, MVT::i32, Extract,
10706                                   DAG.getValueType(VT));
10707     return DAG.getNode(ISD::TRUNCATE, dl, VT, Assert);
10708   }
10709
10710   if (VT == MVT::f32) {
10711     // EXTRACTPS outputs to a GPR32 register which will require a movd to copy
10712     // the result back to FR32 register. It's only worth matching if the
10713     // result has a single use which is a store or a bitcast to i32.  And in
10714     // the case of a store, it's not worth it if the index is a constant 0,
10715     // because a MOVSSmr can be used instead, which is smaller and faster.
10716     if (!Op.hasOneUse())
10717       return SDValue();
10718     SDNode *User = *Op.getNode()->use_begin();
10719     if ((User->getOpcode() != ISD::STORE ||
10720          (isa<ConstantSDNode>(Op.getOperand(1)) &&
10721           cast<ConstantSDNode>(Op.getOperand(1))->isNullValue())) &&
10722         (User->getOpcode() != ISD::BITCAST ||
10723          User->getValueType(0) != MVT::i32))
10724       return SDValue();
10725     SDValue Extract = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::i32,
10726                                   DAG.getNode(ISD::BITCAST, dl, MVT::v4i32,
10727                                               Op.getOperand(0)),
10728                                               Op.getOperand(1));
10729     return DAG.getNode(ISD::BITCAST, dl, MVT::f32, Extract);
10730   }
10731
10732   if (VT == MVT::i32 || VT == MVT::i64) {
10733     // ExtractPS/pextrq works with constant index.
10734     if (isa<ConstantSDNode>(Op.getOperand(1)))
10735       return Op;
10736   }
10737   return SDValue();
10738 }
10739
10740 /// Extract one bit from mask vector, like v16i1 or v8i1.
10741 /// AVX-512 feature.
10742 SDValue
10743 X86TargetLowering::ExtractBitFromMaskVector(SDValue Op, SelectionDAG &DAG) const {
10744   SDValue Vec = Op.getOperand(0);
10745   SDLoc dl(Vec);
10746   MVT VecVT = Vec.getSimpleValueType();
10747   SDValue Idx = Op.getOperand(1);
10748   MVT EltVT = Op.getSimpleValueType();
10749
10750   assert((EltVT == MVT::i1) && "Unexpected operands in ExtractBitFromMaskVector");
10751
10752   // variable index can't be handled in mask registers,
10753   // extend vector to VR512
10754   if (!isa<ConstantSDNode>(Idx)) {
10755     MVT ExtVT = (VecVT == MVT::v8i1 ?  MVT::v8i64 : MVT::v16i32);
10756     SDValue Ext = DAG.getNode(ISD::ZERO_EXTEND, dl, ExtVT, Vec);
10757     SDValue Elt = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl,
10758                               ExtVT.getVectorElementType(), Ext, Idx);
10759     return DAG.getNode(ISD::TRUNCATE, dl, EltVT, Elt);
10760   }
10761
10762   unsigned IdxVal = cast<ConstantSDNode>(Idx)->getZExtValue();
10763   const TargetRegisterClass* rc = getRegClassFor(VecVT);
10764   unsigned MaxSift = rc->getSize()*8 - 1;
10765   Vec = DAG.getNode(X86ISD::VSHLI, dl, VecVT, Vec,
10766                     DAG.getConstant(MaxSift - IdxVal, MVT::i8));
10767   Vec = DAG.getNode(X86ISD::VSRLI, dl, VecVT, Vec,
10768                     DAG.getConstant(MaxSift, MVT::i8));
10769   return DAG.getNode(X86ISD::VEXTRACT, dl, MVT::i1, Vec,
10770                        DAG.getIntPtrConstant(0));
10771 }
10772
10773 SDValue
10774 X86TargetLowering::LowerEXTRACT_VECTOR_ELT(SDValue Op,
10775                                            SelectionDAG &DAG) const {
10776   SDLoc dl(Op);
10777   SDValue Vec = Op.getOperand(0);
10778   MVT VecVT = Vec.getSimpleValueType();
10779   SDValue Idx = Op.getOperand(1);
10780
10781   if (Op.getSimpleValueType() == MVT::i1)
10782     return ExtractBitFromMaskVector(Op, DAG);
10783
10784   if (!isa<ConstantSDNode>(Idx)) {
10785     if (VecVT.is512BitVector() ||
10786         (VecVT.is256BitVector() && Subtarget->hasInt256() &&
10787          VecVT.getVectorElementType().getSizeInBits() == 32)) {
10788
10789       MVT MaskEltVT =
10790         MVT::getIntegerVT(VecVT.getVectorElementType().getSizeInBits());
10791       MVT MaskVT = MVT::getVectorVT(MaskEltVT, VecVT.getSizeInBits() /
10792                                     MaskEltVT.getSizeInBits());
10793
10794       Idx = DAG.getZExtOrTrunc(Idx, dl, MaskEltVT);
10795       SDValue Mask = DAG.getNode(X86ISD::VINSERT, dl, MaskVT,
10796                                 getZeroVector(MaskVT, Subtarget, DAG, dl),
10797                                 Idx, DAG.getConstant(0, getPointerTy()));
10798       SDValue Perm = DAG.getNode(X86ISD::VPERMV, dl, VecVT, Mask, Vec);
10799       return DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, Op.getValueType(),
10800                         Perm, DAG.getConstant(0, getPointerTy()));
10801     }
10802     return SDValue();
10803   }
10804
10805   // If this is a 256-bit vector result, first extract the 128-bit vector and
10806   // then extract the element from the 128-bit vector.
10807   if (VecVT.is256BitVector() || VecVT.is512BitVector()) {
10808
10809     unsigned IdxVal = cast<ConstantSDNode>(Idx)->getZExtValue();
10810     // Get the 128-bit vector.
10811     Vec = Extract128BitVector(Vec, IdxVal, DAG, dl);
10812     MVT EltVT = VecVT.getVectorElementType();
10813
10814     unsigned ElemsPerChunk = 128 / EltVT.getSizeInBits();
10815
10816     //if (IdxVal >= NumElems/2)
10817     //  IdxVal -= NumElems/2;
10818     IdxVal -= (IdxVal/ElemsPerChunk)*ElemsPerChunk;
10819     return DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, Op.getValueType(), Vec,
10820                        DAG.getConstant(IdxVal, MVT::i32));
10821   }
10822
10823   assert(VecVT.is128BitVector() && "Unexpected vector length");
10824
10825   if (Subtarget->hasSSE41()) {
10826     SDValue Res = LowerEXTRACT_VECTOR_ELT_SSE4(Op, DAG);
10827     if (Res.getNode())
10828       return Res;
10829   }
10830
10831   MVT VT = Op.getSimpleValueType();
10832   // TODO: handle v16i8.
10833   if (VT.getSizeInBits() == 16) {
10834     SDValue Vec = Op.getOperand(0);
10835     unsigned Idx = cast<ConstantSDNode>(Op.getOperand(1))->getZExtValue();
10836     if (Idx == 0)
10837       return DAG.getNode(ISD::TRUNCATE, dl, MVT::i16,
10838                          DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::i32,
10839                                      DAG.getNode(ISD::BITCAST, dl,
10840                                                  MVT::v4i32, Vec),
10841                                      Op.getOperand(1)));
10842     // Transform it so it match pextrw which produces a 32-bit result.
10843     MVT EltVT = MVT::i32;
10844     SDValue Extract = DAG.getNode(X86ISD::PEXTRW, dl, EltVT,
10845                                   Op.getOperand(0), Op.getOperand(1));
10846     SDValue Assert  = DAG.getNode(ISD::AssertZext, dl, EltVT, Extract,
10847                                   DAG.getValueType(VT));
10848     return DAG.getNode(ISD::TRUNCATE, dl, VT, Assert);
10849   }
10850
10851   if (VT.getSizeInBits() == 32) {
10852     unsigned Idx = cast<ConstantSDNode>(Op.getOperand(1))->getZExtValue();
10853     if (Idx == 0)
10854       return Op;
10855
10856     // SHUFPS the element to the lowest double word, then movss.
10857     int Mask[4] = { static_cast<int>(Idx), -1, -1, -1 };
10858     MVT VVT = Op.getOperand(0).getSimpleValueType();
10859     SDValue Vec = DAG.getVectorShuffle(VVT, dl, Op.getOperand(0),
10860                                        DAG.getUNDEF(VVT), Mask);
10861     return DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, VT, Vec,
10862                        DAG.getIntPtrConstant(0));
10863   }
10864
10865   if (VT.getSizeInBits() == 64) {
10866     // FIXME: .td only matches this for <2 x f64>, not <2 x i64> on 32b
10867     // FIXME: seems like this should be unnecessary if mov{h,l}pd were taught
10868     //        to match extract_elt for f64.
10869     unsigned Idx = cast<ConstantSDNode>(Op.getOperand(1))->getZExtValue();
10870     if (Idx == 0)
10871       return Op;
10872
10873     // UNPCKHPD the element to the lowest double word, then movsd.
10874     // Note if the lower 64 bits of the result of the UNPCKHPD is then stored
10875     // to a f64mem, the whole operation is folded into a single MOVHPDmr.
10876     int Mask[2] = { 1, -1 };
10877     MVT VVT = Op.getOperand(0).getSimpleValueType();
10878     SDValue Vec = DAG.getVectorShuffle(VVT, dl, Op.getOperand(0),
10879                                        DAG.getUNDEF(VVT), Mask);
10880     return DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, VT, Vec,
10881                        DAG.getIntPtrConstant(0));
10882   }
10883
10884   return SDValue();
10885 }
10886
10887 /// Insert one bit to mask vector, like v16i1 or v8i1.
10888 /// AVX-512 feature.
10889 SDValue 
10890 X86TargetLowering::InsertBitToMaskVector(SDValue Op, SelectionDAG &DAG) const {
10891   SDLoc dl(Op);
10892   SDValue Vec = Op.getOperand(0);
10893   SDValue Elt = Op.getOperand(1);
10894   SDValue Idx = Op.getOperand(2);
10895   MVT VecVT = Vec.getSimpleValueType();
10896
10897   if (!isa<ConstantSDNode>(Idx)) {
10898     // Non constant index. Extend source and destination,
10899     // insert element and then truncate the result.
10900     MVT ExtVecVT = (VecVT == MVT::v8i1 ?  MVT::v8i64 : MVT::v16i32);
10901     MVT ExtEltVT = (VecVT == MVT::v8i1 ?  MVT::i64 : MVT::i32);
10902     SDValue ExtOp = DAG.getNode(ISD::INSERT_VECTOR_ELT, dl, ExtVecVT, 
10903       DAG.getNode(ISD::ZERO_EXTEND, dl, ExtVecVT, Vec),
10904       DAG.getNode(ISD::ZERO_EXTEND, dl, ExtEltVT, Elt), Idx);
10905     return DAG.getNode(ISD::TRUNCATE, dl, VecVT, ExtOp);
10906   }
10907
10908   unsigned IdxVal = cast<ConstantSDNode>(Idx)->getZExtValue();
10909   SDValue EltInVec = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, VecVT, Elt);
10910   if (Vec.getOpcode() == ISD::UNDEF)
10911     return DAG.getNode(X86ISD::VSHLI, dl, VecVT, EltInVec,
10912                        DAG.getConstant(IdxVal, MVT::i8));
10913   const TargetRegisterClass* rc = getRegClassFor(VecVT);
10914   unsigned MaxSift = rc->getSize()*8 - 1;
10915   EltInVec = DAG.getNode(X86ISD::VSHLI, dl, VecVT, EltInVec,
10916                     DAG.getConstant(MaxSift, MVT::i8));
10917   EltInVec = DAG.getNode(X86ISD::VSRLI, dl, VecVT, EltInVec,
10918                     DAG.getConstant(MaxSift - IdxVal, MVT::i8));
10919   return DAG.getNode(ISD::OR, dl, VecVT, Vec, EltInVec);
10920 }
10921
10922 SDValue X86TargetLowering::LowerINSERT_VECTOR_ELT(SDValue Op,
10923                                                   SelectionDAG &DAG) const {
10924   MVT VT = Op.getSimpleValueType();
10925   MVT EltVT = VT.getVectorElementType();
10926
10927   if (EltVT == MVT::i1)
10928     return InsertBitToMaskVector(Op, DAG);
10929
10930   SDLoc dl(Op);
10931   SDValue N0 = Op.getOperand(0);
10932   SDValue N1 = Op.getOperand(1);
10933   SDValue N2 = Op.getOperand(2);
10934   if (!isa<ConstantSDNode>(N2))
10935     return SDValue();
10936   auto *N2C = cast<ConstantSDNode>(N2);
10937   unsigned IdxVal = N2C->getZExtValue();
10938
10939   // If the vector is wider than 128 bits, extract the 128-bit subvector, insert
10940   // into that, and then insert the subvector back into the result.
10941   if (VT.is256BitVector() || VT.is512BitVector()) {
10942     // Get the desired 128-bit vector half.
10943     SDValue V = Extract128BitVector(N0, IdxVal, DAG, dl);
10944
10945     // Insert the element into the desired half.
10946     unsigned NumEltsIn128 = 128 / EltVT.getSizeInBits();
10947     unsigned IdxIn128 = IdxVal - (IdxVal / NumEltsIn128) * NumEltsIn128;
10948
10949     V = DAG.getNode(ISD::INSERT_VECTOR_ELT, dl, V.getValueType(), V, N1,
10950                     DAG.getConstant(IdxIn128, MVT::i32));
10951
10952     // Insert the changed part back to the 256-bit vector
10953     return Insert128BitVector(N0, V, IdxVal, DAG, dl);
10954   }
10955   assert(VT.is128BitVector() && "Only 128-bit vector types should be left!");
10956
10957   if (Subtarget->hasSSE41()) {
10958     if (EltVT.getSizeInBits() == 8 || EltVT.getSizeInBits() == 16) {
10959       unsigned Opc;
10960       if (VT == MVT::v8i16) {
10961         Opc = X86ISD::PINSRW;
10962       } else {
10963         assert(VT == MVT::v16i8);
10964         Opc = X86ISD::PINSRB;
10965       }
10966
10967       // Transform it so it match pinsr{b,w} which expects a GR32 as its second
10968       // argument.
10969       if (N1.getValueType() != MVT::i32)
10970         N1 = DAG.getNode(ISD::ANY_EXTEND, dl, MVT::i32, N1);
10971       if (N2.getValueType() != MVT::i32)
10972         N2 = DAG.getIntPtrConstant(IdxVal);
10973       return DAG.getNode(Opc, dl, VT, N0, N1, N2);
10974     }
10975
10976     if (EltVT == MVT::f32) {
10977       // Bits [7:6] of the constant are the source select.  This will always be
10978       //  zero here.  The DAG Combiner may combine an extract_elt index into
10979       //  these
10980       //  bits.  For example (insert (extract, 3), 2) could be matched by
10981       //  putting
10982       //  the '3' into bits [7:6] of X86ISD::INSERTPS.
10983       // Bits [5:4] of the constant are the destination select.  This is the
10984       //  value of the incoming immediate.
10985       // Bits [3:0] of the constant are the zero mask.  The DAG Combiner may
10986       //   combine either bitwise AND or insert of float 0.0 to set these bits.
10987       N2 = DAG.getIntPtrConstant(IdxVal << 4);
10988       // Create this as a scalar to vector..
10989       N1 = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, MVT::v4f32, N1);
10990       return DAG.getNode(X86ISD::INSERTPS, dl, VT, N0, N1, N2);
10991     }
10992
10993     if (EltVT == MVT::i32 || EltVT == MVT::i64) {
10994       // PINSR* works with constant index.
10995       return Op;
10996     }
10997   }
10998
10999   if (EltVT == MVT::i8)
11000     return SDValue();
11001
11002   if (EltVT.getSizeInBits() == 16) {
11003     // Transform it so it match pinsrw which expects a 16-bit value in a GR32
11004     // as its second argument.
11005     if (N1.getValueType() != MVT::i32)
11006       N1 = DAG.getNode(ISD::ANY_EXTEND, dl, MVT::i32, N1);
11007     if (N2.getValueType() != MVT::i32)
11008       N2 = DAG.getIntPtrConstant(IdxVal);
11009     return DAG.getNode(X86ISD::PINSRW, dl, VT, N0, N1, N2);
11010   }
11011   return SDValue();
11012 }
11013
11014 static SDValue LowerSCALAR_TO_VECTOR(SDValue Op, SelectionDAG &DAG) {
11015   SDLoc dl(Op);
11016   MVT OpVT = Op.getSimpleValueType();
11017
11018   // If this is a 256-bit vector result, first insert into a 128-bit
11019   // vector and then insert into the 256-bit vector.
11020   if (!OpVT.is128BitVector()) {
11021     // Insert into a 128-bit vector.
11022     unsigned SizeFactor = OpVT.getSizeInBits()/128;
11023     MVT VT128 = MVT::getVectorVT(OpVT.getVectorElementType(),
11024                                  OpVT.getVectorNumElements() / SizeFactor);
11025
11026     Op = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, VT128, Op.getOperand(0));
11027
11028     // Insert the 128-bit vector.
11029     return Insert128BitVector(DAG.getUNDEF(OpVT), Op, 0, DAG, dl);
11030   }
11031
11032   if (OpVT == MVT::v1i64 &&
11033       Op.getOperand(0).getValueType() == MVT::i64)
11034     return DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, MVT::v1i64, Op.getOperand(0));
11035
11036   SDValue AnyExt = DAG.getNode(ISD::ANY_EXTEND, dl, MVT::i32, Op.getOperand(0));
11037   assert(OpVT.is128BitVector() && "Expected an SSE type!");
11038   return DAG.getNode(ISD::BITCAST, dl, OpVT,
11039                      DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, MVT::v4i32,AnyExt));
11040 }
11041
11042 // Lower a node with an EXTRACT_SUBVECTOR opcode.  This may result in
11043 // a simple subregister reference or explicit instructions to grab
11044 // upper bits of a vector.
11045 static SDValue LowerEXTRACT_SUBVECTOR(SDValue Op, const X86Subtarget *Subtarget,
11046                                       SelectionDAG &DAG) {
11047   SDLoc dl(Op);
11048   SDValue In =  Op.getOperand(0);
11049   SDValue Idx = Op.getOperand(1);
11050   unsigned IdxVal = cast<ConstantSDNode>(Idx)->getZExtValue();
11051   MVT ResVT   = Op.getSimpleValueType();
11052   MVT InVT    = In.getSimpleValueType();
11053
11054   if (Subtarget->hasFp256()) {
11055     if (ResVT.is128BitVector() &&
11056         (InVT.is256BitVector() || InVT.is512BitVector()) &&
11057         isa<ConstantSDNode>(Idx)) {
11058       return Extract128BitVector(In, IdxVal, DAG, dl);
11059     }
11060     if (ResVT.is256BitVector() && InVT.is512BitVector() &&
11061         isa<ConstantSDNode>(Idx)) {
11062       return Extract256BitVector(In, IdxVal, DAG, dl);
11063     }
11064   }
11065   return SDValue();
11066 }
11067
11068 // Lower a node with an INSERT_SUBVECTOR opcode.  This may result in a
11069 // simple superregister reference or explicit instructions to insert
11070 // the upper bits of a vector.
11071 static SDValue LowerINSERT_SUBVECTOR(SDValue Op, const X86Subtarget *Subtarget,
11072                                      SelectionDAG &DAG) {
11073   if (Subtarget->hasFp256()) {
11074     SDLoc dl(Op.getNode());
11075     SDValue Vec = Op.getNode()->getOperand(0);
11076     SDValue SubVec = Op.getNode()->getOperand(1);
11077     SDValue Idx = Op.getNode()->getOperand(2);
11078
11079     if ((Op.getNode()->getSimpleValueType(0).is256BitVector() ||
11080          Op.getNode()->getSimpleValueType(0).is512BitVector()) &&
11081         SubVec.getNode()->getSimpleValueType(0).is128BitVector() &&
11082         isa<ConstantSDNode>(Idx)) {
11083       unsigned IdxVal = cast<ConstantSDNode>(Idx)->getZExtValue();
11084       return Insert128BitVector(Vec, SubVec, IdxVal, DAG, dl);
11085     }
11086
11087     if (Op.getNode()->getSimpleValueType(0).is512BitVector() &&
11088         SubVec.getNode()->getSimpleValueType(0).is256BitVector() &&
11089         isa<ConstantSDNode>(Idx)) {
11090       unsigned IdxVal = cast<ConstantSDNode>(Idx)->getZExtValue();
11091       return Insert256BitVector(Vec, SubVec, IdxVal, DAG, dl);
11092     }
11093   }
11094   return SDValue();
11095 }
11096
11097 // ConstantPool, JumpTable, GlobalAddress, and ExternalSymbol are lowered as
11098 // their target countpart wrapped in the X86ISD::Wrapper node. Suppose N is
11099 // one of the above mentioned nodes. It has to be wrapped because otherwise
11100 // Select(N) returns N. So the raw TargetGlobalAddress nodes, etc. can only
11101 // be used to form addressing mode. These wrapped nodes will be selected
11102 // into MOV32ri.
11103 SDValue
11104 X86TargetLowering::LowerConstantPool(SDValue Op, SelectionDAG &DAG) const {
11105   ConstantPoolSDNode *CP = cast<ConstantPoolSDNode>(Op);
11106
11107   // In PIC mode (unless we're in RIPRel PIC mode) we add an offset to the
11108   // global base reg.
11109   unsigned char OpFlag = 0;
11110   unsigned WrapperKind = X86ISD::Wrapper;
11111   CodeModel::Model M = DAG.getTarget().getCodeModel();
11112
11113   if (Subtarget->isPICStyleRIPRel() &&
11114       (M == CodeModel::Small || M == CodeModel::Kernel))
11115     WrapperKind = X86ISD::WrapperRIP;
11116   else if (Subtarget->isPICStyleGOT())
11117     OpFlag = X86II::MO_GOTOFF;
11118   else if (Subtarget->isPICStyleStubPIC())
11119     OpFlag = X86II::MO_PIC_BASE_OFFSET;
11120
11121   SDValue Result = DAG.getTargetConstantPool(CP->getConstVal(), getPointerTy(),
11122                                              CP->getAlignment(),
11123                                              CP->getOffset(), OpFlag);
11124   SDLoc DL(CP);
11125   Result = DAG.getNode(WrapperKind, DL, getPointerTy(), Result);
11126   // With PIC, the address is actually $g + Offset.
11127   if (OpFlag) {
11128     Result = DAG.getNode(ISD::ADD, DL, getPointerTy(),
11129                          DAG.getNode(X86ISD::GlobalBaseReg,
11130                                      SDLoc(), getPointerTy()),
11131                          Result);
11132   }
11133
11134   return Result;
11135 }
11136
11137 SDValue X86TargetLowering::LowerJumpTable(SDValue Op, SelectionDAG &DAG) const {
11138   JumpTableSDNode *JT = cast<JumpTableSDNode>(Op);
11139
11140   // In PIC mode (unless we're in RIPRel PIC mode) we add an offset to the
11141   // global base reg.
11142   unsigned char OpFlag = 0;
11143   unsigned WrapperKind = X86ISD::Wrapper;
11144   CodeModel::Model M = DAG.getTarget().getCodeModel();
11145
11146   if (Subtarget->isPICStyleRIPRel() &&
11147       (M == CodeModel::Small || M == CodeModel::Kernel))
11148     WrapperKind = X86ISD::WrapperRIP;
11149   else if (Subtarget->isPICStyleGOT())
11150     OpFlag = X86II::MO_GOTOFF;
11151   else if (Subtarget->isPICStyleStubPIC())
11152     OpFlag = X86II::MO_PIC_BASE_OFFSET;
11153
11154   SDValue Result = DAG.getTargetJumpTable(JT->getIndex(), getPointerTy(),
11155                                           OpFlag);
11156   SDLoc DL(JT);
11157   Result = DAG.getNode(WrapperKind, DL, getPointerTy(), Result);
11158
11159   // With PIC, the address is actually $g + Offset.
11160   if (OpFlag)
11161     Result = DAG.getNode(ISD::ADD, DL, getPointerTy(),
11162                          DAG.getNode(X86ISD::GlobalBaseReg,
11163                                      SDLoc(), getPointerTy()),
11164                          Result);
11165
11166   return Result;
11167 }
11168
11169 SDValue
11170 X86TargetLowering::LowerExternalSymbol(SDValue Op, SelectionDAG &DAG) const {
11171   const char *Sym = cast<ExternalSymbolSDNode>(Op)->getSymbol();
11172
11173   // In PIC mode (unless we're in RIPRel PIC mode) we add an offset to the
11174   // global base reg.
11175   unsigned char OpFlag = 0;
11176   unsigned WrapperKind = X86ISD::Wrapper;
11177   CodeModel::Model M = DAG.getTarget().getCodeModel();
11178
11179   if (Subtarget->isPICStyleRIPRel() &&
11180       (M == CodeModel::Small || M == CodeModel::Kernel)) {
11181     if (Subtarget->isTargetDarwin() || Subtarget->isTargetELF())
11182       OpFlag = X86II::MO_GOTPCREL;
11183     WrapperKind = X86ISD::WrapperRIP;
11184   } else if (Subtarget->isPICStyleGOT()) {
11185     OpFlag = X86II::MO_GOT;
11186   } else if (Subtarget->isPICStyleStubPIC()) {
11187     OpFlag = X86II::MO_DARWIN_NONLAZY_PIC_BASE;
11188   } else if (Subtarget->isPICStyleStubNoDynamic()) {
11189     OpFlag = X86II::MO_DARWIN_NONLAZY;
11190   }
11191
11192   SDValue Result = DAG.getTargetExternalSymbol(Sym, getPointerTy(), OpFlag);
11193
11194   SDLoc DL(Op);
11195   Result = DAG.getNode(WrapperKind, DL, getPointerTy(), Result);
11196
11197   // With PIC, the address is actually $g + Offset.
11198   if (DAG.getTarget().getRelocationModel() == Reloc::PIC_ &&
11199       !Subtarget->is64Bit()) {
11200     Result = DAG.getNode(ISD::ADD, DL, getPointerTy(),
11201                          DAG.getNode(X86ISD::GlobalBaseReg,
11202                                      SDLoc(), getPointerTy()),
11203                          Result);
11204   }
11205
11206   // For symbols that require a load from a stub to get the address, emit the
11207   // load.
11208   if (isGlobalStubReference(OpFlag))
11209     Result = DAG.getLoad(getPointerTy(), DL, DAG.getEntryNode(), Result,
11210                          MachinePointerInfo::getGOT(), false, false, false, 0);
11211
11212   return Result;
11213 }
11214
11215 SDValue
11216 X86TargetLowering::LowerBlockAddress(SDValue Op, SelectionDAG &DAG) const {
11217   // Create the TargetBlockAddressAddress node.
11218   unsigned char OpFlags =
11219     Subtarget->ClassifyBlockAddressReference();
11220   CodeModel::Model M = DAG.getTarget().getCodeModel();
11221   const BlockAddress *BA = cast<BlockAddressSDNode>(Op)->getBlockAddress();
11222   int64_t Offset = cast<BlockAddressSDNode>(Op)->getOffset();
11223   SDLoc dl(Op);
11224   SDValue Result = DAG.getTargetBlockAddress(BA, getPointerTy(), Offset,
11225                                              OpFlags);
11226
11227   if (Subtarget->isPICStyleRIPRel() &&
11228       (M == CodeModel::Small || M == CodeModel::Kernel))
11229     Result = DAG.getNode(X86ISD::WrapperRIP, dl, getPointerTy(), Result);
11230   else
11231     Result = DAG.getNode(X86ISD::Wrapper, dl, getPointerTy(), Result);
11232
11233   // With PIC, the address is actually $g + Offset.
11234   if (isGlobalRelativeToPICBase(OpFlags)) {
11235     Result = DAG.getNode(ISD::ADD, dl, getPointerTy(),
11236                          DAG.getNode(X86ISD::GlobalBaseReg, dl, getPointerTy()),
11237                          Result);
11238   }
11239
11240   return Result;
11241 }
11242
11243 SDValue
11244 X86TargetLowering::LowerGlobalAddress(const GlobalValue *GV, SDLoc dl,
11245                                       int64_t Offset, SelectionDAG &DAG) const {
11246   // Create the TargetGlobalAddress node, folding in the constant
11247   // offset if it is legal.
11248   unsigned char OpFlags =
11249       Subtarget->ClassifyGlobalReference(GV, DAG.getTarget());
11250   CodeModel::Model M = DAG.getTarget().getCodeModel();
11251   SDValue Result;
11252   if (OpFlags == X86II::MO_NO_FLAG &&
11253       X86::isOffsetSuitableForCodeModel(Offset, M)) {
11254     // A direct static reference to a global.
11255     Result = DAG.getTargetGlobalAddress(GV, dl, getPointerTy(), Offset);
11256     Offset = 0;
11257   } else {
11258     Result = DAG.getTargetGlobalAddress(GV, dl, getPointerTy(), 0, OpFlags);
11259   }
11260
11261   if (Subtarget->isPICStyleRIPRel() &&
11262       (M == CodeModel::Small || M == CodeModel::Kernel))
11263     Result = DAG.getNode(X86ISD::WrapperRIP, dl, getPointerTy(), Result);
11264   else
11265     Result = DAG.getNode(X86ISD::Wrapper, dl, getPointerTy(), Result);
11266
11267   // With PIC, the address is actually $g + Offset.
11268   if (isGlobalRelativeToPICBase(OpFlags)) {
11269     Result = DAG.getNode(ISD::ADD, dl, getPointerTy(),
11270                          DAG.getNode(X86ISD::GlobalBaseReg, dl, getPointerTy()),
11271                          Result);
11272   }
11273
11274   // For globals that require a load from a stub to get the address, emit the
11275   // load.
11276   if (isGlobalStubReference(OpFlags))
11277     Result = DAG.getLoad(getPointerTy(), dl, DAG.getEntryNode(), Result,
11278                          MachinePointerInfo::getGOT(), false, false, false, 0);
11279
11280   // If there was a non-zero offset that we didn't fold, create an explicit
11281   // addition for it.
11282   if (Offset != 0)
11283     Result = DAG.getNode(ISD::ADD, dl, getPointerTy(), Result,
11284                          DAG.getConstant(Offset, getPointerTy()));
11285
11286   return Result;
11287 }
11288
11289 SDValue
11290 X86TargetLowering::LowerGlobalAddress(SDValue Op, SelectionDAG &DAG) const {
11291   const GlobalValue *GV = cast<GlobalAddressSDNode>(Op)->getGlobal();
11292   int64_t Offset = cast<GlobalAddressSDNode>(Op)->getOffset();
11293   return LowerGlobalAddress(GV, SDLoc(Op), Offset, DAG);
11294 }
11295
11296 static SDValue
11297 GetTLSADDR(SelectionDAG &DAG, SDValue Chain, GlobalAddressSDNode *GA,
11298            SDValue *InFlag, const EVT PtrVT, unsigned ReturnReg,
11299            unsigned char OperandFlags, bool LocalDynamic = false) {
11300   MachineFrameInfo *MFI = DAG.getMachineFunction().getFrameInfo();
11301   SDVTList NodeTys = DAG.getVTList(MVT::Other, MVT::Glue);
11302   SDLoc dl(GA);
11303   SDValue TGA = DAG.getTargetGlobalAddress(GA->getGlobal(), dl,
11304                                            GA->getValueType(0),
11305                                            GA->getOffset(),
11306                                            OperandFlags);
11307
11308   X86ISD::NodeType CallType = LocalDynamic ? X86ISD::TLSBASEADDR
11309                                            : X86ISD::TLSADDR;
11310
11311   if (InFlag) {
11312     SDValue Ops[] = { Chain,  TGA, *InFlag };
11313     Chain = DAG.getNode(CallType, dl, NodeTys, Ops);
11314   } else {
11315     SDValue Ops[]  = { Chain, TGA };
11316     Chain = DAG.getNode(CallType, dl, NodeTys, Ops);
11317   }
11318
11319   // TLSADDR will be codegen'ed as call. Inform MFI that function has calls.
11320   MFI->setAdjustsStack(true);
11321
11322   SDValue Flag = Chain.getValue(1);
11323   return DAG.getCopyFromReg(Chain, dl, ReturnReg, PtrVT, Flag);
11324 }
11325
11326 // Lower ISD::GlobalTLSAddress using the "general dynamic" model, 32 bit
11327 static SDValue
11328 LowerToTLSGeneralDynamicModel32(GlobalAddressSDNode *GA, SelectionDAG &DAG,
11329                                 const EVT PtrVT) {
11330   SDValue InFlag;
11331   SDLoc dl(GA);  // ? function entry point might be better
11332   SDValue Chain = DAG.getCopyToReg(DAG.getEntryNode(), dl, X86::EBX,
11333                                    DAG.getNode(X86ISD::GlobalBaseReg,
11334                                                SDLoc(), PtrVT), InFlag);
11335   InFlag = Chain.getValue(1);
11336
11337   return GetTLSADDR(DAG, Chain, GA, &InFlag, PtrVT, X86::EAX, X86II::MO_TLSGD);
11338 }
11339
11340 // Lower ISD::GlobalTLSAddress using the "general dynamic" model, 64 bit
11341 static SDValue
11342 LowerToTLSGeneralDynamicModel64(GlobalAddressSDNode *GA, SelectionDAG &DAG,
11343                                 const EVT PtrVT) {
11344   return GetTLSADDR(DAG, DAG.getEntryNode(), GA, nullptr, PtrVT,
11345                     X86::RAX, X86II::MO_TLSGD);
11346 }
11347
11348 static SDValue LowerToTLSLocalDynamicModel(GlobalAddressSDNode *GA,
11349                                            SelectionDAG &DAG,
11350                                            const EVT PtrVT,
11351                                            bool is64Bit) {
11352   SDLoc dl(GA);
11353
11354   // Get the start address of the TLS block for this module.
11355   X86MachineFunctionInfo* MFI = DAG.getMachineFunction()
11356       .getInfo<X86MachineFunctionInfo>();
11357   MFI->incNumLocalDynamicTLSAccesses();
11358
11359   SDValue Base;
11360   if (is64Bit) {
11361     Base = GetTLSADDR(DAG, DAG.getEntryNode(), GA, nullptr, PtrVT, X86::RAX,
11362                       X86II::MO_TLSLD, /*LocalDynamic=*/true);
11363   } else {
11364     SDValue InFlag;
11365     SDValue Chain = DAG.getCopyToReg(DAG.getEntryNode(), dl, X86::EBX,
11366         DAG.getNode(X86ISD::GlobalBaseReg, SDLoc(), PtrVT), InFlag);
11367     InFlag = Chain.getValue(1);
11368     Base = GetTLSADDR(DAG, Chain, GA, &InFlag, PtrVT, X86::EAX,
11369                       X86II::MO_TLSLDM, /*LocalDynamic=*/true);
11370   }
11371
11372   // Note: the CleanupLocalDynamicTLSPass will remove redundant computations
11373   // of Base.
11374
11375   // Build x@dtpoff.
11376   unsigned char OperandFlags = X86II::MO_DTPOFF;
11377   unsigned WrapperKind = X86ISD::Wrapper;
11378   SDValue TGA = DAG.getTargetGlobalAddress(GA->getGlobal(), dl,
11379                                            GA->getValueType(0),
11380                                            GA->getOffset(), OperandFlags);
11381   SDValue Offset = DAG.getNode(WrapperKind, dl, PtrVT, TGA);
11382
11383   // Add x@dtpoff with the base.
11384   return DAG.getNode(ISD::ADD, dl, PtrVT, Offset, Base);
11385 }
11386
11387 // Lower ISD::GlobalTLSAddress using the "initial exec" or "local exec" model.
11388 static SDValue LowerToTLSExecModel(GlobalAddressSDNode *GA, SelectionDAG &DAG,
11389                                    const EVT PtrVT, TLSModel::Model model,
11390                                    bool is64Bit, bool isPIC) {
11391   SDLoc dl(GA);
11392
11393   // Get the Thread Pointer, which is %gs:0 (32-bit) or %fs:0 (64-bit).
11394   Value *Ptr = Constant::getNullValue(Type::getInt8PtrTy(*DAG.getContext(),
11395                                                          is64Bit ? 257 : 256));
11396
11397   SDValue ThreadPointer =
11398       DAG.getLoad(PtrVT, dl, DAG.getEntryNode(), DAG.getIntPtrConstant(0),
11399                   MachinePointerInfo(Ptr), false, false, false, 0);
11400
11401   unsigned char OperandFlags = 0;
11402   // Most TLS accesses are not RIP relative, even on x86-64.  One exception is
11403   // initialexec.
11404   unsigned WrapperKind = X86ISD::Wrapper;
11405   if (model == TLSModel::LocalExec) {
11406     OperandFlags = is64Bit ? X86II::MO_TPOFF : X86II::MO_NTPOFF;
11407   } else if (model == TLSModel::InitialExec) {
11408     if (is64Bit) {
11409       OperandFlags = X86II::MO_GOTTPOFF;
11410       WrapperKind = X86ISD::WrapperRIP;
11411     } else {
11412       OperandFlags = isPIC ? X86II::MO_GOTNTPOFF : X86II::MO_INDNTPOFF;
11413     }
11414   } else {
11415     llvm_unreachable("Unexpected model");
11416   }
11417
11418   // emit "addl x@ntpoff,%eax" (local exec)
11419   // or "addl x@indntpoff,%eax" (initial exec)
11420   // or "addl x@gotntpoff(%ebx) ,%eax" (initial exec, 32-bit pic)
11421   SDValue TGA =
11422       DAG.getTargetGlobalAddress(GA->getGlobal(), dl, GA->getValueType(0),
11423                                  GA->getOffset(), OperandFlags);
11424   SDValue Offset = DAG.getNode(WrapperKind, dl, PtrVT, TGA);
11425
11426   if (model == TLSModel::InitialExec) {
11427     if (isPIC && !is64Bit) {
11428       Offset = DAG.getNode(ISD::ADD, dl, PtrVT,
11429                            DAG.getNode(X86ISD::GlobalBaseReg, SDLoc(), PtrVT),
11430                            Offset);
11431     }
11432
11433     Offset = DAG.getLoad(PtrVT, dl, DAG.getEntryNode(), Offset,
11434                          MachinePointerInfo::getGOT(), false, false, false, 0);
11435   }
11436
11437   // The address of the thread local variable is the add of the thread
11438   // pointer with the offset of the variable.
11439   return DAG.getNode(ISD::ADD, dl, PtrVT, ThreadPointer, Offset);
11440 }
11441
11442 SDValue
11443 X86TargetLowering::LowerGlobalTLSAddress(SDValue Op, SelectionDAG &DAG) const {
11444
11445   GlobalAddressSDNode *GA = cast<GlobalAddressSDNode>(Op);
11446   const GlobalValue *GV = GA->getGlobal();
11447
11448   if (Subtarget->isTargetELF()) {
11449     TLSModel::Model model = DAG.getTarget().getTLSModel(GV);
11450
11451     switch (model) {
11452       case TLSModel::GeneralDynamic:
11453         if (Subtarget->is64Bit())
11454           return LowerToTLSGeneralDynamicModel64(GA, DAG, getPointerTy());
11455         return LowerToTLSGeneralDynamicModel32(GA, DAG, getPointerTy());
11456       case TLSModel::LocalDynamic:
11457         return LowerToTLSLocalDynamicModel(GA, DAG, getPointerTy(),
11458                                            Subtarget->is64Bit());
11459       case TLSModel::InitialExec:
11460       case TLSModel::LocalExec:
11461         return LowerToTLSExecModel(
11462             GA, DAG, getPointerTy(), model, Subtarget->is64Bit(),
11463             DAG.getTarget().getRelocationModel() == Reloc::PIC_);
11464     }
11465     llvm_unreachable("Unknown TLS model.");
11466   }
11467
11468   if (Subtarget->isTargetDarwin()) {
11469     // Darwin only has one model of TLS.  Lower to that.
11470     unsigned char OpFlag = 0;
11471     unsigned WrapperKind = Subtarget->isPICStyleRIPRel() ?
11472                            X86ISD::WrapperRIP : X86ISD::Wrapper;
11473
11474     // In PIC mode (unless we're in RIPRel PIC mode) we add an offset to the
11475     // global base reg.
11476     bool PIC32 = (DAG.getTarget().getRelocationModel() == Reloc::PIC_) &&
11477                  !Subtarget->is64Bit();
11478     if (PIC32)
11479       OpFlag = X86II::MO_TLVP_PIC_BASE;
11480     else
11481       OpFlag = X86II::MO_TLVP;
11482     SDLoc DL(Op);
11483     SDValue Result = DAG.getTargetGlobalAddress(GA->getGlobal(), DL,
11484                                                 GA->getValueType(0),
11485                                                 GA->getOffset(), OpFlag);
11486     SDValue Offset = DAG.getNode(WrapperKind, DL, getPointerTy(), Result);
11487
11488     // With PIC32, the address is actually $g + Offset.
11489     if (PIC32)
11490       Offset = DAG.getNode(ISD::ADD, DL, getPointerTy(),
11491                            DAG.getNode(X86ISD::GlobalBaseReg,
11492                                        SDLoc(), getPointerTy()),
11493                            Offset);
11494
11495     // Lowering the machine isd will make sure everything is in the right
11496     // location.
11497     SDValue Chain = DAG.getEntryNode();
11498     SDVTList NodeTys = DAG.getVTList(MVT::Other, MVT::Glue);
11499     SDValue Args[] = { Chain, Offset };
11500     Chain = DAG.getNode(X86ISD::TLSCALL, DL, NodeTys, Args);
11501
11502     // TLSCALL will be codegen'ed as call. Inform MFI that function has calls.
11503     MachineFrameInfo *MFI = DAG.getMachineFunction().getFrameInfo();
11504     MFI->setAdjustsStack(true);
11505
11506     // And our return value (tls address) is in the standard call return value
11507     // location.
11508     unsigned Reg = Subtarget->is64Bit() ? X86::RAX : X86::EAX;
11509     return DAG.getCopyFromReg(Chain, DL, Reg, getPointerTy(),
11510                               Chain.getValue(1));
11511   }
11512
11513   if (Subtarget->isTargetKnownWindowsMSVC() ||
11514       Subtarget->isTargetWindowsGNU()) {
11515     // Just use the implicit TLS architecture
11516     // Need to generate someting similar to:
11517     //   mov     rdx, qword [gs:abs 58H]; Load pointer to ThreadLocalStorage
11518     //                                  ; from TEB
11519     //   mov     ecx, dword [rel _tls_index]: Load index (from C runtime)
11520     //   mov     rcx, qword [rdx+rcx*8]
11521     //   mov     eax, .tls$:tlsvar
11522     //   [rax+rcx] contains the address
11523     // Windows 64bit: gs:0x58
11524     // Windows 32bit: fs:__tls_array
11525
11526     SDLoc dl(GA);
11527     SDValue Chain = DAG.getEntryNode();
11528
11529     // Get the Thread Pointer, which is %fs:__tls_array (32-bit) or
11530     // %gs:0x58 (64-bit). On MinGW, __tls_array is not available, so directly
11531     // use its literal value of 0x2C.
11532     Value *Ptr = Constant::getNullValue(Subtarget->is64Bit()
11533                                         ? Type::getInt8PtrTy(*DAG.getContext(),
11534                                                              256)
11535                                         : Type::getInt32PtrTy(*DAG.getContext(),
11536                                                               257));
11537
11538     SDValue TlsArray =
11539         Subtarget->is64Bit()
11540             ? DAG.getIntPtrConstant(0x58)
11541             : (Subtarget->isTargetWindowsGNU()
11542                    ? DAG.getIntPtrConstant(0x2C)
11543                    : DAG.getExternalSymbol("_tls_array", getPointerTy()));
11544
11545     SDValue ThreadPointer =
11546         DAG.getLoad(getPointerTy(), dl, Chain, TlsArray,
11547                     MachinePointerInfo(Ptr), false, false, false, 0);
11548
11549     // Load the _tls_index variable
11550     SDValue IDX = DAG.getExternalSymbol("_tls_index", getPointerTy());
11551     if (Subtarget->is64Bit())
11552       IDX = DAG.getExtLoad(ISD::ZEXTLOAD, dl, getPointerTy(), Chain,
11553                            IDX, MachinePointerInfo(), MVT::i32,
11554                            false, false, false, 0);
11555     else
11556       IDX = DAG.getLoad(getPointerTy(), dl, Chain, IDX, MachinePointerInfo(),
11557                         false, false, false, 0);
11558
11559     SDValue Scale = DAG.getConstant(Log2_64_Ceil(TD->getPointerSize()),
11560                                     getPointerTy());
11561     IDX = DAG.getNode(ISD::SHL, dl, getPointerTy(), IDX, Scale);
11562
11563     SDValue res = DAG.getNode(ISD::ADD, dl, getPointerTy(), ThreadPointer, IDX);
11564     res = DAG.getLoad(getPointerTy(), dl, Chain, res, MachinePointerInfo(),
11565                       false, false, false, 0);
11566
11567     // Get the offset of start of .tls section
11568     SDValue TGA = DAG.getTargetGlobalAddress(GA->getGlobal(), dl,
11569                                              GA->getValueType(0),
11570                                              GA->getOffset(), X86II::MO_SECREL);
11571     SDValue Offset = DAG.getNode(X86ISD::Wrapper, dl, getPointerTy(), TGA);
11572
11573     // The address of the thread local variable is the add of the thread
11574     // pointer with the offset of the variable.
11575     return DAG.getNode(ISD::ADD, dl, getPointerTy(), res, Offset);
11576   }
11577
11578   llvm_unreachable("TLS not implemented for this target.");
11579 }
11580
11581 /// LowerShiftParts - Lower SRA_PARTS and friends, which return two i32 values
11582 /// and take a 2 x i32 value to shift plus a shift amount.
11583 static SDValue LowerShiftParts(SDValue Op, SelectionDAG &DAG) {
11584   assert(Op.getNumOperands() == 3 && "Not a double-shift!");
11585   MVT VT = Op.getSimpleValueType();
11586   unsigned VTBits = VT.getSizeInBits();
11587   SDLoc dl(Op);
11588   bool isSRA = Op.getOpcode() == ISD::SRA_PARTS;
11589   SDValue ShOpLo = Op.getOperand(0);
11590   SDValue ShOpHi = Op.getOperand(1);
11591   SDValue ShAmt  = Op.getOperand(2);
11592   // X86ISD::SHLD and X86ISD::SHRD have defined overflow behavior but the
11593   // generic ISD nodes haven't. Insert an AND to be safe, it's optimized away
11594   // during isel.
11595   SDValue SafeShAmt = DAG.getNode(ISD::AND, dl, MVT::i8, ShAmt,
11596                                   DAG.getConstant(VTBits - 1, MVT::i8));
11597   SDValue Tmp1 = isSRA ? DAG.getNode(ISD::SRA, dl, VT, ShOpHi,
11598                                      DAG.getConstant(VTBits - 1, MVT::i8))
11599                        : DAG.getConstant(0, VT);
11600
11601   SDValue Tmp2, Tmp3;
11602   if (Op.getOpcode() == ISD::SHL_PARTS) {
11603     Tmp2 = DAG.getNode(X86ISD::SHLD, dl, VT, ShOpHi, ShOpLo, ShAmt);
11604     Tmp3 = DAG.getNode(ISD::SHL, dl, VT, ShOpLo, SafeShAmt);
11605   } else {
11606     Tmp2 = DAG.getNode(X86ISD::SHRD, dl, VT, ShOpLo, ShOpHi, ShAmt);
11607     Tmp3 = DAG.getNode(isSRA ? ISD::SRA : ISD::SRL, dl, VT, ShOpHi, SafeShAmt);
11608   }
11609
11610   // If the shift amount is larger or equal than the width of a part we can't
11611   // rely on the results of shld/shrd. Insert a test and select the appropriate
11612   // values for large shift amounts.
11613   SDValue AndNode = DAG.getNode(ISD::AND, dl, MVT::i8, ShAmt,
11614                                 DAG.getConstant(VTBits, MVT::i8));
11615   SDValue Cond = DAG.getNode(X86ISD::CMP, dl, MVT::i32,
11616                              AndNode, DAG.getConstant(0, MVT::i8));
11617
11618   SDValue Hi, Lo;
11619   SDValue CC = DAG.getConstant(X86::COND_NE, MVT::i8);
11620   SDValue Ops0[4] = { Tmp2, Tmp3, CC, Cond };
11621   SDValue Ops1[4] = { Tmp3, Tmp1, CC, Cond };
11622
11623   if (Op.getOpcode() == ISD::SHL_PARTS) {
11624     Hi = DAG.getNode(X86ISD::CMOV, dl, VT, Ops0);
11625     Lo = DAG.getNode(X86ISD::CMOV, dl, VT, Ops1);
11626   } else {
11627     Lo = DAG.getNode(X86ISD::CMOV, dl, VT, Ops0);
11628     Hi = DAG.getNode(X86ISD::CMOV, dl, VT, Ops1);
11629   }
11630
11631   SDValue Ops[2] = { Lo, Hi };
11632   return DAG.getMergeValues(Ops, dl);
11633 }
11634
11635 SDValue X86TargetLowering::LowerSINT_TO_FP(SDValue Op,
11636                                            SelectionDAG &DAG) const {
11637   MVT SrcVT = Op.getOperand(0).getSimpleValueType();
11638
11639   if (SrcVT.isVector())
11640     return SDValue();
11641
11642   assert(SrcVT <= MVT::i64 && SrcVT >= MVT::i16 &&
11643          "Unknown SINT_TO_FP to lower!");
11644
11645   // These are really Legal; return the operand so the caller accepts it as
11646   // Legal.
11647   if (SrcVT == MVT::i32 && isScalarFPTypeInSSEReg(Op.getValueType()))
11648     return Op;
11649   if (SrcVT == MVT::i64 && isScalarFPTypeInSSEReg(Op.getValueType()) &&
11650       Subtarget->is64Bit()) {
11651     return Op;
11652   }
11653
11654   SDLoc dl(Op);
11655   unsigned Size = SrcVT.getSizeInBits()/8;
11656   MachineFunction &MF = DAG.getMachineFunction();
11657   int SSFI = MF.getFrameInfo()->CreateStackObject(Size, Size, false);
11658   SDValue StackSlot = DAG.getFrameIndex(SSFI, getPointerTy());
11659   SDValue Chain = DAG.getStore(DAG.getEntryNode(), dl, Op.getOperand(0),
11660                                StackSlot,
11661                                MachinePointerInfo::getFixedStack(SSFI),
11662                                false, false, 0);
11663   return BuildFILD(Op, SrcVT, Chain, StackSlot, DAG);
11664 }
11665
11666 SDValue X86TargetLowering::BuildFILD(SDValue Op, EVT SrcVT, SDValue Chain,
11667                                      SDValue StackSlot,
11668                                      SelectionDAG &DAG) const {
11669   // Build the FILD
11670   SDLoc DL(Op);
11671   SDVTList Tys;
11672   bool useSSE = isScalarFPTypeInSSEReg(Op.getValueType());
11673   if (useSSE)
11674     Tys = DAG.getVTList(MVT::f64, MVT::Other, MVT::Glue);
11675   else
11676     Tys = DAG.getVTList(Op.getValueType(), MVT::Other);
11677
11678   unsigned ByteSize = SrcVT.getSizeInBits()/8;
11679
11680   FrameIndexSDNode *FI = dyn_cast<FrameIndexSDNode>(StackSlot);
11681   MachineMemOperand *MMO;
11682   if (FI) {
11683     int SSFI = FI->getIndex();
11684     MMO =
11685       DAG.getMachineFunction()
11686       .getMachineMemOperand(MachinePointerInfo::getFixedStack(SSFI),
11687                             MachineMemOperand::MOLoad, ByteSize, ByteSize);
11688   } else {
11689     MMO = cast<LoadSDNode>(StackSlot)->getMemOperand();
11690     StackSlot = StackSlot.getOperand(1);
11691   }
11692   SDValue Ops[] = { Chain, StackSlot, DAG.getValueType(SrcVT) };
11693   SDValue Result = DAG.getMemIntrinsicNode(useSSE ? X86ISD::FILD_FLAG :
11694                                            X86ISD::FILD, DL,
11695                                            Tys, Ops, SrcVT, MMO);
11696
11697   if (useSSE) {
11698     Chain = Result.getValue(1);
11699     SDValue InFlag = Result.getValue(2);
11700
11701     // FIXME: Currently the FST is flagged to the FILD_FLAG. This
11702     // shouldn't be necessary except that RFP cannot be live across
11703     // multiple blocks. When stackifier is fixed, they can be uncoupled.
11704     MachineFunction &MF = DAG.getMachineFunction();
11705     unsigned SSFISize = Op.getValueType().getSizeInBits()/8;
11706     int SSFI = MF.getFrameInfo()->CreateStackObject(SSFISize, SSFISize, false);
11707     SDValue StackSlot = DAG.getFrameIndex(SSFI, getPointerTy());
11708     Tys = DAG.getVTList(MVT::Other);
11709     SDValue Ops[] = {
11710       Chain, Result, StackSlot, DAG.getValueType(Op.getValueType()), InFlag
11711     };
11712     MachineMemOperand *MMO =
11713       DAG.getMachineFunction()
11714       .getMachineMemOperand(MachinePointerInfo::getFixedStack(SSFI),
11715                             MachineMemOperand::MOStore, SSFISize, SSFISize);
11716
11717     Chain = DAG.getMemIntrinsicNode(X86ISD::FST, DL, Tys,
11718                                     Ops, Op.getValueType(), MMO);
11719     Result = DAG.getLoad(Op.getValueType(), DL, Chain, StackSlot,
11720                          MachinePointerInfo::getFixedStack(SSFI),
11721                          false, false, false, 0);
11722   }
11723
11724   return Result;
11725 }
11726
11727 // LowerUINT_TO_FP_i64 - 64-bit unsigned integer to double expansion.
11728 SDValue X86TargetLowering::LowerUINT_TO_FP_i64(SDValue Op,
11729                                                SelectionDAG &DAG) const {
11730   // This algorithm is not obvious. Here it is what we're trying to output:
11731   /*
11732      movq       %rax,  %xmm0
11733      punpckldq  (c0),  %xmm0  // c0: (uint4){ 0x43300000U, 0x45300000U, 0U, 0U }
11734      subpd      (c1),  %xmm0  // c1: (double2){ 0x1.0p52, 0x1.0p52 * 0x1.0p32 }
11735      #ifdef __SSE3__
11736        haddpd   %xmm0, %xmm0
11737      #else
11738        pshufd   $0x4e, %xmm0, %xmm1
11739        addpd    %xmm1, %xmm0
11740      #endif
11741   */
11742
11743   SDLoc dl(Op);
11744   LLVMContext *Context = DAG.getContext();
11745
11746   // Build some magic constants.
11747   static const uint32_t CV0[] = { 0x43300000, 0x45300000, 0, 0 };
11748   Constant *C0 = ConstantDataVector::get(*Context, CV0);
11749   SDValue CPIdx0 = DAG.getConstantPool(C0, getPointerTy(), 16);
11750
11751   SmallVector<Constant*,2> CV1;
11752   CV1.push_back(
11753     ConstantFP::get(*Context, APFloat(APFloat::IEEEdouble,
11754                                       APInt(64, 0x4330000000000000ULL))));
11755   CV1.push_back(
11756     ConstantFP::get(*Context, APFloat(APFloat::IEEEdouble,
11757                                       APInt(64, 0x4530000000000000ULL))));
11758   Constant *C1 = ConstantVector::get(CV1);
11759   SDValue CPIdx1 = DAG.getConstantPool(C1, getPointerTy(), 16);
11760
11761   // Load the 64-bit value into an XMM register.
11762   SDValue XR1 = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, MVT::v2i64,
11763                             Op.getOperand(0));
11764   SDValue CLod0 = DAG.getLoad(MVT::v4i32, dl, DAG.getEntryNode(), CPIdx0,
11765                               MachinePointerInfo::getConstantPool(),
11766                               false, false, false, 16);
11767   SDValue Unpck1 = getUnpackl(DAG, dl, MVT::v4i32,
11768                               DAG.getNode(ISD::BITCAST, dl, MVT::v4i32, XR1),
11769                               CLod0);
11770
11771   SDValue CLod1 = DAG.getLoad(MVT::v2f64, dl, CLod0.getValue(1), CPIdx1,
11772                               MachinePointerInfo::getConstantPool(),
11773                               false, false, false, 16);
11774   SDValue XR2F = DAG.getNode(ISD::BITCAST, dl, MVT::v2f64, Unpck1);
11775   SDValue Sub = DAG.getNode(ISD::FSUB, dl, MVT::v2f64, XR2F, CLod1);
11776   SDValue Result;
11777
11778   if (Subtarget->hasSSE3()) {
11779     // FIXME: The 'haddpd' instruction may be slower than 'movhlps + addsd'.
11780     Result = DAG.getNode(X86ISD::FHADD, dl, MVT::v2f64, Sub, Sub);
11781   } else {
11782     SDValue S2F = DAG.getNode(ISD::BITCAST, dl, MVT::v4i32, Sub);
11783     SDValue Shuffle = getTargetShuffleNode(X86ISD::PSHUFD, dl, MVT::v4i32,
11784                                            S2F, 0x4E, DAG);
11785     Result = DAG.getNode(ISD::FADD, dl, MVT::v2f64,
11786                          DAG.getNode(ISD::BITCAST, dl, MVT::v2f64, Shuffle),
11787                          Sub);
11788   }
11789
11790   return DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::f64, Result,
11791                      DAG.getIntPtrConstant(0));
11792 }
11793
11794 // LowerUINT_TO_FP_i32 - 32-bit unsigned integer to float expansion.
11795 SDValue X86TargetLowering::LowerUINT_TO_FP_i32(SDValue Op,
11796                                                SelectionDAG &DAG) const {
11797   SDLoc dl(Op);
11798   // FP constant to bias correct the final result.
11799   SDValue Bias = DAG.getConstantFP(BitsToDouble(0x4330000000000000ULL),
11800                                    MVT::f64);
11801
11802   // Load the 32-bit value into an XMM register.
11803   SDValue Load = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, MVT::v4i32,
11804                              Op.getOperand(0));
11805
11806   // Zero out the upper parts of the register.
11807   Load = getShuffleVectorZeroOrUndef(Load, 0, true, Subtarget, DAG);
11808
11809   Load = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::f64,
11810                      DAG.getNode(ISD::BITCAST, dl, MVT::v2f64, Load),
11811                      DAG.getIntPtrConstant(0));
11812
11813   // Or the load with the bias.
11814   SDValue Or = DAG.getNode(ISD::OR, dl, MVT::v2i64,
11815                            DAG.getNode(ISD::BITCAST, dl, MVT::v2i64,
11816                                        DAG.getNode(ISD::SCALAR_TO_VECTOR, dl,
11817                                                    MVT::v2f64, Load)),
11818                            DAG.getNode(ISD::BITCAST, dl, MVT::v2i64,
11819                                        DAG.getNode(ISD::SCALAR_TO_VECTOR, dl,
11820                                                    MVT::v2f64, Bias)));
11821   Or = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::f64,
11822                    DAG.getNode(ISD::BITCAST, dl, MVT::v2f64, Or),
11823                    DAG.getIntPtrConstant(0));
11824
11825   // Subtract the bias.
11826   SDValue Sub = DAG.getNode(ISD::FSUB, dl, MVT::f64, Or, Bias);
11827
11828   // Handle final rounding.
11829   EVT DestVT = Op.getValueType();
11830
11831   if (DestVT.bitsLT(MVT::f64))
11832     return DAG.getNode(ISD::FP_ROUND, dl, DestVT, Sub,
11833                        DAG.getIntPtrConstant(0));
11834   if (DestVT.bitsGT(MVT::f64))
11835     return DAG.getNode(ISD::FP_EXTEND, dl, DestVT, Sub);
11836
11837   // Handle final rounding.
11838   return Sub;
11839 }
11840
11841 SDValue X86TargetLowering::lowerUINT_TO_FP_vec(SDValue Op,
11842                                                SelectionDAG &DAG) const {
11843   SDValue N0 = Op.getOperand(0);
11844   MVT SVT = N0.getSimpleValueType();
11845   SDLoc dl(Op);
11846
11847   assert((SVT == MVT::v4i8 || SVT == MVT::v4i16 ||
11848           SVT == MVT::v8i8 || SVT == MVT::v8i16) &&
11849          "Custom UINT_TO_FP is not supported!");
11850
11851   MVT NVT = MVT::getVectorVT(MVT::i32, SVT.getVectorNumElements());
11852   return DAG.getNode(ISD::SINT_TO_FP, dl, Op.getValueType(),
11853                      DAG.getNode(ISD::ZERO_EXTEND, dl, NVT, N0));
11854 }
11855
11856 SDValue X86TargetLowering::LowerUINT_TO_FP(SDValue Op,
11857                                            SelectionDAG &DAG) const {
11858   SDValue N0 = Op.getOperand(0);
11859   SDLoc dl(Op);
11860
11861   if (Op.getValueType().isVector())
11862     return lowerUINT_TO_FP_vec(Op, DAG);
11863
11864   // Since UINT_TO_FP is legal (it's marked custom), dag combiner won't
11865   // optimize it to a SINT_TO_FP when the sign bit is known zero. Perform
11866   // the optimization here.
11867   if (DAG.SignBitIsZero(N0))
11868     return DAG.getNode(ISD::SINT_TO_FP, dl, Op.getValueType(), N0);
11869
11870   MVT SrcVT = N0.getSimpleValueType();
11871   MVT DstVT = Op.getSimpleValueType();
11872   if (SrcVT == MVT::i64 && DstVT == MVT::f64 && X86ScalarSSEf64)
11873     return LowerUINT_TO_FP_i64(Op, DAG);
11874   if (SrcVT == MVT::i32 && X86ScalarSSEf64)
11875     return LowerUINT_TO_FP_i32(Op, DAG);
11876   if (Subtarget->is64Bit() && SrcVT == MVT::i64 && DstVT == MVT::f32)
11877     return SDValue();
11878
11879   // Make a 64-bit buffer, and use it to build an FILD.
11880   SDValue StackSlot = DAG.CreateStackTemporary(MVT::i64);
11881   if (SrcVT == MVT::i32) {
11882     SDValue WordOff = DAG.getConstant(4, getPointerTy());
11883     SDValue OffsetSlot = DAG.getNode(ISD::ADD, dl,
11884                                      getPointerTy(), StackSlot, WordOff);
11885     SDValue Store1 = DAG.getStore(DAG.getEntryNode(), dl, Op.getOperand(0),
11886                                   StackSlot, MachinePointerInfo(),
11887                                   false, false, 0);
11888     SDValue Store2 = DAG.getStore(Store1, dl, DAG.getConstant(0, MVT::i32),
11889                                   OffsetSlot, MachinePointerInfo(),
11890                                   false, false, 0);
11891     SDValue Fild = BuildFILD(Op, MVT::i64, Store2, StackSlot, DAG);
11892     return Fild;
11893   }
11894
11895   assert(SrcVT == MVT::i64 && "Unexpected type in UINT_TO_FP");
11896   SDValue Store = DAG.getStore(DAG.getEntryNode(), dl, Op.getOperand(0),
11897                                StackSlot, MachinePointerInfo(),
11898                                false, false, 0);
11899   // For i64 source, we need to add the appropriate power of 2 if the input
11900   // was negative.  This is the same as the optimization in
11901   // DAGTypeLegalizer::ExpandIntOp_UNIT_TO_FP, and for it to be safe here,
11902   // we must be careful to do the computation in x87 extended precision, not
11903   // in SSE. (The generic code can't know it's OK to do this, or how to.)
11904   int SSFI = cast<FrameIndexSDNode>(StackSlot)->getIndex();
11905   MachineMemOperand *MMO =
11906     DAG.getMachineFunction()
11907     .getMachineMemOperand(MachinePointerInfo::getFixedStack(SSFI),
11908                           MachineMemOperand::MOLoad, 8, 8);
11909
11910   SDVTList Tys = DAG.getVTList(MVT::f80, MVT::Other);
11911   SDValue Ops[] = { Store, StackSlot, DAG.getValueType(MVT::i64) };
11912   SDValue Fild = DAG.getMemIntrinsicNode(X86ISD::FILD, dl, Tys, Ops,
11913                                          MVT::i64, MMO);
11914
11915   APInt FF(32, 0x5F800000ULL);
11916
11917   // Check whether the sign bit is set.
11918   SDValue SignSet = DAG.getSetCC(dl,
11919                                  getSetCCResultType(*DAG.getContext(), MVT::i64),
11920                                  Op.getOperand(0), DAG.getConstant(0, MVT::i64),
11921                                  ISD::SETLT);
11922
11923   // Build a 64 bit pair (0, FF) in the constant pool, with FF in the lo bits.
11924   SDValue FudgePtr = DAG.getConstantPool(
11925                              ConstantInt::get(*DAG.getContext(), FF.zext(64)),
11926                                          getPointerTy());
11927
11928   // Get a pointer to FF if the sign bit was set, or to 0 otherwise.
11929   SDValue Zero = DAG.getIntPtrConstant(0);
11930   SDValue Four = DAG.getIntPtrConstant(4);
11931   SDValue Offset = DAG.getNode(ISD::SELECT, dl, Zero.getValueType(), SignSet,
11932                                Zero, Four);
11933   FudgePtr = DAG.getNode(ISD::ADD, dl, getPointerTy(), FudgePtr, Offset);
11934
11935   // Load the value out, extending it from f32 to f80.
11936   // FIXME: Avoid the extend by constructing the right constant pool?
11937   SDValue Fudge = DAG.getExtLoad(ISD::EXTLOAD, dl, MVT::f80, DAG.getEntryNode(),
11938                                  FudgePtr, MachinePointerInfo::getConstantPool(),
11939                                  MVT::f32, false, false, false, 4);
11940   // Extend everything to 80 bits to force it to be done on x87.
11941   SDValue Add = DAG.getNode(ISD::FADD, dl, MVT::f80, Fild, Fudge);
11942   return DAG.getNode(ISD::FP_ROUND, dl, DstVT, Add, DAG.getIntPtrConstant(0));
11943 }
11944
11945 std::pair<SDValue,SDValue>
11946 X86TargetLowering:: FP_TO_INTHelper(SDValue Op, SelectionDAG &DAG,
11947                                     bool IsSigned, bool IsReplace) const {
11948   SDLoc DL(Op);
11949
11950   EVT DstTy = Op.getValueType();
11951
11952   if (!IsSigned && !isIntegerTypeFTOL(DstTy)) {
11953     assert(DstTy == MVT::i32 && "Unexpected FP_TO_UINT");
11954     DstTy = MVT::i64;
11955   }
11956
11957   assert(DstTy.getSimpleVT() <= MVT::i64 &&
11958          DstTy.getSimpleVT() >= MVT::i16 &&
11959          "Unknown FP_TO_INT to lower!");
11960
11961   // These are really Legal.
11962   if (DstTy == MVT::i32 &&
11963       isScalarFPTypeInSSEReg(Op.getOperand(0).getValueType()))
11964     return std::make_pair(SDValue(), SDValue());
11965   if (Subtarget->is64Bit() &&
11966       DstTy == MVT::i64 &&
11967       isScalarFPTypeInSSEReg(Op.getOperand(0).getValueType()))
11968     return std::make_pair(SDValue(), SDValue());
11969
11970   // We lower FP->int64 either into FISTP64 followed by a load from a temporary
11971   // stack slot, or into the FTOL runtime function.
11972   MachineFunction &MF = DAG.getMachineFunction();
11973   unsigned MemSize = DstTy.getSizeInBits()/8;
11974   int SSFI = MF.getFrameInfo()->CreateStackObject(MemSize, MemSize, false);
11975   SDValue StackSlot = DAG.getFrameIndex(SSFI, getPointerTy());
11976
11977   unsigned Opc;
11978   if (!IsSigned && isIntegerTypeFTOL(DstTy))
11979     Opc = X86ISD::WIN_FTOL;
11980   else
11981     switch (DstTy.getSimpleVT().SimpleTy) {
11982     default: llvm_unreachable("Invalid FP_TO_SINT to lower!");
11983     case MVT::i16: Opc = X86ISD::FP_TO_INT16_IN_MEM; break;
11984     case MVT::i32: Opc = X86ISD::FP_TO_INT32_IN_MEM; break;
11985     case MVT::i64: Opc = X86ISD::FP_TO_INT64_IN_MEM; break;
11986     }
11987
11988   SDValue Chain = DAG.getEntryNode();
11989   SDValue Value = Op.getOperand(0);
11990   EVT TheVT = Op.getOperand(0).getValueType();
11991   // FIXME This causes a redundant load/store if the SSE-class value is already
11992   // in memory, such as if it is on the callstack.
11993   if (isScalarFPTypeInSSEReg(TheVT)) {
11994     assert(DstTy == MVT::i64 && "Invalid FP_TO_SINT to lower!");
11995     Chain = DAG.getStore(Chain, DL, Value, StackSlot,
11996                          MachinePointerInfo::getFixedStack(SSFI),
11997                          false, false, 0);
11998     SDVTList Tys = DAG.getVTList(Op.getOperand(0).getValueType(), MVT::Other);
11999     SDValue Ops[] = {
12000       Chain, StackSlot, DAG.getValueType(TheVT)
12001     };
12002
12003     MachineMemOperand *MMO =
12004       MF.getMachineMemOperand(MachinePointerInfo::getFixedStack(SSFI),
12005                               MachineMemOperand::MOLoad, MemSize, MemSize);
12006     Value = DAG.getMemIntrinsicNode(X86ISD::FLD, DL, Tys, Ops, DstTy, MMO);
12007     Chain = Value.getValue(1);
12008     SSFI = MF.getFrameInfo()->CreateStackObject(MemSize, MemSize, false);
12009     StackSlot = DAG.getFrameIndex(SSFI, getPointerTy());
12010   }
12011
12012   MachineMemOperand *MMO =
12013     MF.getMachineMemOperand(MachinePointerInfo::getFixedStack(SSFI),
12014                             MachineMemOperand::MOStore, MemSize, MemSize);
12015
12016   if (Opc != X86ISD::WIN_FTOL) {
12017     // Build the FP_TO_INT*_IN_MEM
12018     SDValue Ops[] = { Chain, Value, StackSlot };
12019     SDValue FIST = DAG.getMemIntrinsicNode(Opc, DL, DAG.getVTList(MVT::Other),
12020                                            Ops, DstTy, MMO);
12021     return std::make_pair(FIST, StackSlot);
12022   } else {
12023     SDValue ftol = DAG.getNode(X86ISD::WIN_FTOL, DL,
12024       DAG.getVTList(MVT::Other, MVT::Glue),
12025       Chain, Value);
12026     SDValue eax = DAG.getCopyFromReg(ftol, DL, X86::EAX,
12027       MVT::i32, ftol.getValue(1));
12028     SDValue edx = DAG.getCopyFromReg(eax.getValue(1), DL, X86::EDX,
12029       MVT::i32, eax.getValue(2));
12030     SDValue Ops[] = { eax, edx };
12031     SDValue pair = IsReplace
12032       ? DAG.getNode(ISD::BUILD_PAIR, DL, MVT::i64, Ops)
12033       : DAG.getMergeValues(Ops, DL);
12034     return std::make_pair(pair, SDValue());
12035   }
12036 }
12037
12038 static SDValue LowerAVXExtend(SDValue Op, SelectionDAG &DAG,
12039                               const X86Subtarget *Subtarget) {
12040   MVT VT = Op->getSimpleValueType(0);
12041   SDValue In = Op->getOperand(0);
12042   MVT InVT = In.getSimpleValueType();
12043   SDLoc dl(Op);
12044
12045   // Optimize vectors in AVX mode:
12046   //
12047   //   v8i16 -> v8i32
12048   //   Use vpunpcklwd for 4 lower elements  v8i16 -> v4i32.
12049   //   Use vpunpckhwd for 4 upper elements  v8i16 -> v4i32.
12050   //   Concat upper and lower parts.
12051   //
12052   //   v4i32 -> v4i64
12053   //   Use vpunpckldq for 4 lower elements  v4i32 -> v2i64.
12054   //   Use vpunpckhdq for 4 upper elements  v4i32 -> v2i64.
12055   //   Concat upper and lower parts.
12056   //
12057
12058   if (((VT != MVT::v16i16) || (InVT != MVT::v16i8)) &&
12059       ((VT != MVT::v8i32) || (InVT != MVT::v8i16)) &&
12060       ((VT != MVT::v4i64) || (InVT != MVT::v4i32)))
12061     return SDValue();
12062
12063   if (Subtarget->hasInt256())
12064     return DAG.getNode(X86ISD::VZEXT, dl, VT, In);
12065
12066   SDValue ZeroVec = getZeroVector(InVT, Subtarget, DAG, dl);
12067   SDValue Undef = DAG.getUNDEF(InVT);
12068   bool NeedZero = Op.getOpcode() == ISD::ZERO_EXTEND;
12069   SDValue OpLo = getUnpackl(DAG, dl, InVT, In, NeedZero ? ZeroVec : Undef);
12070   SDValue OpHi = getUnpackh(DAG, dl, InVT, In, NeedZero ? ZeroVec : Undef);
12071
12072   MVT HVT = MVT::getVectorVT(VT.getVectorElementType(),
12073                              VT.getVectorNumElements()/2);
12074
12075   OpLo = DAG.getNode(ISD::BITCAST, dl, HVT, OpLo);
12076   OpHi = DAG.getNode(ISD::BITCAST, dl, HVT, OpHi);
12077
12078   return DAG.getNode(ISD::CONCAT_VECTORS, dl, VT, OpLo, OpHi);
12079 }
12080
12081 static  SDValue LowerZERO_EXTEND_AVX512(SDValue Op,
12082                                         SelectionDAG &DAG) {
12083   MVT VT = Op->getSimpleValueType(0);
12084   SDValue In = Op->getOperand(0);
12085   MVT InVT = In.getSimpleValueType();
12086   SDLoc DL(Op);
12087   unsigned int NumElts = VT.getVectorNumElements();
12088   if (NumElts != 8 && NumElts != 16)
12089     return SDValue();
12090
12091   if (VT.is512BitVector() && InVT.getVectorElementType() != MVT::i1)
12092     return DAG.getNode(X86ISD::VZEXT, DL, VT, In);
12093
12094   EVT ExtVT = (NumElts == 8)? MVT::v8i64 : MVT::v16i32;
12095   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
12096   // Now we have only mask extension
12097   assert(InVT.getVectorElementType() == MVT::i1);
12098   SDValue Cst = DAG.getTargetConstant(1, ExtVT.getScalarType());
12099   const Constant *C = (dyn_cast<ConstantSDNode>(Cst))->getConstantIntValue();
12100   SDValue CP = DAG.getConstantPool(C, TLI.getPointerTy());
12101   unsigned Alignment = cast<ConstantPoolSDNode>(CP)->getAlignment();
12102   SDValue Ld = DAG.getLoad(Cst.getValueType(), DL, DAG.getEntryNode(), CP,
12103                            MachinePointerInfo::getConstantPool(),
12104                            false, false, false, Alignment);
12105
12106   SDValue Brcst = DAG.getNode(X86ISD::VBROADCASTM, DL, ExtVT, In, Ld);
12107   if (VT.is512BitVector())
12108     return Brcst;
12109   return DAG.getNode(X86ISD::VTRUNC, DL, VT, Brcst);
12110 }
12111
12112 static SDValue LowerANY_EXTEND(SDValue Op, const X86Subtarget *Subtarget,
12113                                SelectionDAG &DAG) {
12114   if (Subtarget->hasFp256()) {
12115     SDValue Res = LowerAVXExtend(Op, DAG, Subtarget);
12116     if (Res.getNode())
12117       return Res;
12118   }
12119
12120   return SDValue();
12121 }
12122
12123 static SDValue LowerZERO_EXTEND(SDValue Op, const X86Subtarget *Subtarget,
12124                                 SelectionDAG &DAG) {
12125   SDLoc DL(Op);
12126   MVT VT = Op.getSimpleValueType();
12127   SDValue In = Op.getOperand(0);
12128   MVT SVT = In.getSimpleValueType();
12129
12130   if (VT.is512BitVector() || SVT.getVectorElementType() == MVT::i1)
12131     return LowerZERO_EXTEND_AVX512(Op, DAG);
12132
12133   if (Subtarget->hasFp256()) {
12134     SDValue Res = LowerAVXExtend(Op, DAG, Subtarget);
12135     if (Res.getNode())
12136       return Res;
12137   }
12138
12139   assert(!VT.is256BitVector() || !SVT.is128BitVector() ||
12140          VT.getVectorNumElements() != SVT.getVectorNumElements());
12141   return SDValue();
12142 }
12143
12144 SDValue X86TargetLowering::LowerTRUNCATE(SDValue Op, SelectionDAG &DAG) const {
12145   SDLoc DL(Op);
12146   MVT VT = Op.getSimpleValueType();
12147   SDValue In = Op.getOperand(0);
12148   MVT InVT = In.getSimpleValueType();
12149
12150   if (VT == MVT::i1) {
12151     assert((InVT.isInteger() && (InVT.getSizeInBits() <= 64)) &&
12152            "Invalid scalar TRUNCATE operation");
12153     if (InVT.getSizeInBits() >= 32)
12154       return SDValue();
12155     In = DAG.getNode(ISD::ANY_EXTEND, DL, MVT::i32, In);
12156     return DAG.getNode(ISD::TRUNCATE, DL, VT, In);
12157   }
12158   assert(VT.getVectorNumElements() == InVT.getVectorNumElements() &&
12159          "Invalid TRUNCATE operation");
12160
12161   if (InVT.is512BitVector() || VT.getVectorElementType() == MVT::i1) {
12162     if (VT.getVectorElementType().getSizeInBits() >=8)
12163       return DAG.getNode(X86ISD::VTRUNC, DL, VT, In);
12164
12165     assert(VT.getVectorElementType() == MVT::i1 && "Unexpected vector type");
12166     unsigned NumElts = InVT.getVectorNumElements();
12167     assert ((NumElts == 8 || NumElts == 16) && "Unexpected vector type");
12168     if (InVT.getSizeInBits() < 512) {
12169       MVT ExtVT = (NumElts == 16)? MVT::v16i32 : MVT::v8i64;
12170       In = DAG.getNode(ISD::SIGN_EXTEND, DL, ExtVT, In);
12171       InVT = ExtVT;
12172     }
12173     
12174     SDValue Cst = DAG.getTargetConstant(1, InVT.getVectorElementType());
12175     const Constant *C = (dyn_cast<ConstantSDNode>(Cst))->getConstantIntValue();
12176     SDValue CP = DAG.getConstantPool(C, getPointerTy());
12177     unsigned Alignment = cast<ConstantPoolSDNode>(CP)->getAlignment();
12178     SDValue Ld = DAG.getLoad(Cst.getValueType(), DL, DAG.getEntryNode(), CP,
12179                            MachinePointerInfo::getConstantPool(),
12180                            false, false, false, Alignment);
12181     SDValue OneV = DAG.getNode(X86ISD::VBROADCAST, DL, InVT, Ld);
12182     SDValue And = DAG.getNode(ISD::AND, DL, InVT, OneV, In);
12183     return DAG.getNode(X86ISD::TESTM, DL, VT, And, And);
12184   }
12185
12186   if ((VT == MVT::v4i32) && (InVT == MVT::v4i64)) {
12187     // On AVX2, v4i64 -> v4i32 becomes VPERMD.
12188     if (Subtarget->hasInt256()) {
12189       static const int ShufMask[] = {0, 2, 4, 6, -1, -1, -1, -1};
12190       In = DAG.getNode(ISD::BITCAST, DL, MVT::v8i32, In);
12191       In = DAG.getVectorShuffle(MVT::v8i32, DL, In, DAG.getUNDEF(MVT::v8i32),
12192                                 ShufMask);
12193       return DAG.getNode(ISD::EXTRACT_SUBVECTOR, DL, VT, In,
12194                          DAG.getIntPtrConstant(0));
12195     }
12196
12197     SDValue OpLo = DAG.getNode(ISD::EXTRACT_SUBVECTOR, DL, MVT::v2i64, In,
12198                                DAG.getIntPtrConstant(0));
12199     SDValue OpHi = DAG.getNode(ISD::EXTRACT_SUBVECTOR, DL, MVT::v2i64, In,
12200                                DAG.getIntPtrConstant(2));
12201     OpLo = DAG.getNode(ISD::BITCAST, DL, MVT::v4i32, OpLo);
12202     OpHi = DAG.getNode(ISD::BITCAST, DL, MVT::v4i32, OpHi);
12203     static const int ShufMask[] = {0, 2, 4, 6};
12204     return DAG.getVectorShuffle(VT, DL, OpLo, OpHi, ShufMask);
12205   }
12206
12207   if ((VT == MVT::v8i16) && (InVT == MVT::v8i32)) {
12208     // On AVX2, v8i32 -> v8i16 becomed PSHUFB.
12209     if (Subtarget->hasInt256()) {
12210       In = DAG.getNode(ISD::BITCAST, DL, MVT::v32i8, In);
12211
12212       SmallVector<SDValue,32> pshufbMask;
12213       for (unsigned i = 0; i < 2; ++i) {
12214         pshufbMask.push_back(DAG.getConstant(0x0, MVT::i8));
12215         pshufbMask.push_back(DAG.getConstant(0x1, MVT::i8));
12216         pshufbMask.push_back(DAG.getConstant(0x4, MVT::i8));
12217         pshufbMask.push_back(DAG.getConstant(0x5, MVT::i8));
12218         pshufbMask.push_back(DAG.getConstant(0x8, MVT::i8));
12219         pshufbMask.push_back(DAG.getConstant(0x9, MVT::i8));
12220         pshufbMask.push_back(DAG.getConstant(0xc, MVT::i8));
12221         pshufbMask.push_back(DAG.getConstant(0xd, MVT::i8));
12222         for (unsigned j = 0; j < 8; ++j)
12223           pshufbMask.push_back(DAG.getConstant(0x80, MVT::i8));
12224       }
12225       SDValue BV = DAG.getNode(ISD::BUILD_VECTOR, DL, MVT::v32i8, pshufbMask);
12226       In = DAG.getNode(X86ISD::PSHUFB, DL, MVT::v32i8, In, BV);
12227       In = DAG.getNode(ISD::BITCAST, DL, MVT::v4i64, In);
12228
12229       static const int ShufMask[] = {0,  2,  -1,  -1};
12230       In = DAG.getVectorShuffle(MVT::v4i64, DL,  In, DAG.getUNDEF(MVT::v4i64),
12231                                 &ShufMask[0]);
12232       In = DAG.getNode(ISD::EXTRACT_SUBVECTOR, DL, MVT::v2i64, In,
12233                        DAG.getIntPtrConstant(0));
12234       return DAG.getNode(ISD::BITCAST, DL, VT, In);
12235     }
12236
12237     SDValue OpLo = DAG.getNode(ISD::EXTRACT_SUBVECTOR, DL, MVT::v4i32, In,
12238                                DAG.getIntPtrConstant(0));
12239
12240     SDValue OpHi = DAG.getNode(ISD::EXTRACT_SUBVECTOR, DL, MVT::v4i32, In,
12241                                DAG.getIntPtrConstant(4));
12242
12243     OpLo = DAG.getNode(ISD::BITCAST, DL, MVT::v16i8, OpLo);
12244     OpHi = DAG.getNode(ISD::BITCAST, DL, MVT::v16i8, OpHi);
12245
12246     // The PSHUFB mask:
12247     static const int ShufMask1[] = {0,  1,  4,  5,  8,  9, 12, 13,
12248                                    -1, -1, -1, -1, -1, -1, -1, -1};
12249
12250     SDValue Undef = DAG.getUNDEF(MVT::v16i8);
12251     OpLo = DAG.getVectorShuffle(MVT::v16i8, DL, OpLo, Undef, ShufMask1);
12252     OpHi = DAG.getVectorShuffle(MVT::v16i8, DL, OpHi, Undef, ShufMask1);
12253
12254     OpLo = DAG.getNode(ISD::BITCAST, DL, MVT::v4i32, OpLo);
12255     OpHi = DAG.getNode(ISD::BITCAST, DL, MVT::v4i32, OpHi);
12256
12257     // The MOVLHPS Mask:
12258     static const int ShufMask2[] = {0, 1, 4, 5};
12259     SDValue res = DAG.getVectorShuffle(MVT::v4i32, DL, OpLo, OpHi, ShufMask2);
12260     return DAG.getNode(ISD::BITCAST, DL, MVT::v8i16, res);
12261   }
12262
12263   // Handle truncation of V256 to V128 using shuffles.
12264   if (!VT.is128BitVector() || !InVT.is256BitVector())
12265     return SDValue();
12266
12267   assert(Subtarget->hasFp256() && "256-bit vector without AVX!");
12268
12269   unsigned NumElems = VT.getVectorNumElements();
12270   MVT NVT = MVT::getVectorVT(VT.getVectorElementType(), NumElems * 2);
12271
12272   SmallVector<int, 16> MaskVec(NumElems * 2, -1);
12273   // Prepare truncation shuffle mask
12274   for (unsigned i = 0; i != NumElems; ++i)
12275     MaskVec[i] = i * 2;
12276   SDValue V = DAG.getVectorShuffle(NVT, DL,
12277                                    DAG.getNode(ISD::BITCAST, DL, NVT, In),
12278                                    DAG.getUNDEF(NVT), &MaskVec[0]);
12279   return DAG.getNode(ISD::EXTRACT_SUBVECTOR, DL, VT, V,
12280                      DAG.getIntPtrConstant(0));
12281 }
12282
12283 SDValue X86TargetLowering::LowerFP_TO_SINT(SDValue Op,
12284                                            SelectionDAG &DAG) const {
12285   assert(!Op.getSimpleValueType().isVector());
12286
12287   std::pair<SDValue,SDValue> Vals = FP_TO_INTHelper(Op, DAG,
12288     /*IsSigned=*/ true, /*IsReplace=*/ false);
12289   SDValue FIST = Vals.first, StackSlot = Vals.second;
12290   // If FP_TO_INTHelper failed, the node is actually supposed to be Legal.
12291   if (!FIST.getNode()) return Op;
12292
12293   if (StackSlot.getNode())
12294     // Load the result.
12295     return DAG.getLoad(Op.getValueType(), SDLoc(Op),
12296                        FIST, StackSlot, MachinePointerInfo(),
12297                        false, false, false, 0);
12298
12299   // The node is the result.
12300   return FIST;
12301 }
12302
12303 SDValue X86TargetLowering::LowerFP_TO_UINT(SDValue Op,
12304                                            SelectionDAG &DAG) const {
12305   std::pair<SDValue,SDValue> Vals = FP_TO_INTHelper(Op, DAG,
12306     /*IsSigned=*/ false, /*IsReplace=*/ false);
12307   SDValue FIST = Vals.first, StackSlot = Vals.second;
12308   assert(FIST.getNode() && "Unexpected failure");
12309
12310   if (StackSlot.getNode())
12311     // Load the result.
12312     return DAG.getLoad(Op.getValueType(), SDLoc(Op),
12313                        FIST, StackSlot, MachinePointerInfo(),
12314                        false, false, false, 0);
12315
12316   // The node is the result.
12317   return FIST;
12318 }
12319
12320 static SDValue LowerFP_EXTEND(SDValue Op, SelectionDAG &DAG) {
12321   SDLoc DL(Op);
12322   MVT VT = Op.getSimpleValueType();
12323   SDValue In = Op.getOperand(0);
12324   MVT SVT = In.getSimpleValueType();
12325
12326   assert(SVT == MVT::v2f32 && "Only customize MVT::v2f32 type legalization!");
12327
12328   return DAG.getNode(X86ISD::VFPEXT, DL, VT,
12329                      DAG.getNode(ISD::CONCAT_VECTORS, DL, MVT::v4f32,
12330                                  In, DAG.getUNDEF(SVT)));
12331 }
12332
12333 // The only differences between FABS and FNEG are the mask and the logic op.
12334 static SDValue LowerFABSorFNEG(SDValue Op, SelectionDAG &DAG) {
12335   assert((Op.getOpcode() == ISD::FABS || Op.getOpcode() == ISD::FNEG) &&
12336          "Wrong opcode for lowering FABS or FNEG.");
12337
12338   bool IsFABS = (Op.getOpcode() == ISD::FABS);
12339   SDLoc dl(Op);
12340   MVT VT = Op.getSimpleValueType();
12341   // Assume scalar op for initialization; update for vector if needed.
12342   // Note that there are no scalar bitwise logical SSE/AVX instructions, so we
12343   // generate a 16-byte vector constant and logic op even for the scalar case.
12344   // Using a 16-byte mask allows folding the load of the mask with
12345   // the logic op, so it can save (~4 bytes) on code size.
12346   MVT EltVT = VT;
12347   unsigned NumElts = VT == MVT::f64 ? 2 : 4;
12348   // FIXME: Use function attribute "OptimizeForSize" and/or CodeGenOpt::Level to
12349   // decide if we should generate a 16-byte constant mask when we only need 4 or
12350   // 8 bytes for the scalar case.
12351   if (VT.isVector()) {
12352     EltVT = VT.getVectorElementType();
12353     NumElts = VT.getVectorNumElements();
12354   }
12355   
12356   unsigned EltBits = EltVT.getSizeInBits();
12357   LLVMContext *Context = DAG.getContext();
12358   // For FABS, mask is 0x7f...; for FNEG, mask is 0x80...
12359   APInt MaskElt =
12360     IsFABS ? APInt::getSignedMaxValue(EltBits) : APInt::getSignBit(EltBits);
12361   Constant *C = ConstantInt::get(*Context, MaskElt);
12362   C = ConstantVector::getSplat(NumElts, C);
12363   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
12364   SDValue CPIdx = DAG.getConstantPool(C, TLI.getPointerTy());
12365   unsigned Alignment = cast<ConstantPoolSDNode>(CPIdx)->getAlignment();
12366   SDValue Mask = DAG.getLoad(VT, dl, DAG.getEntryNode(), CPIdx,
12367                              MachinePointerInfo::getConstantPool(),
12368                              false, false, false, Alignment);
12369
12370   if (VT.isVector()) {
12371     // For a vector, cast operands to a vector type, perform the logic op,
12372     // and cast the result back to the original value type.
12373     MVT VecVT = MVT::getVectorVT(MVT::i64, VT.getSizeInBits() / 64);
12374     SDValue Op0Casted = DAG.getNode(ISD::BITCAST, dl, VecVT, Op.getOperand(0));
12375     SDValue MaskCasted = DAG.getNode(ISD::BITCAST, dl, VecVT, Mask);
12376     unsigned LogicOp = IsFABS ? ISD::AND : ISD::XOR;
12377     return DAG.getNode(ISD::BITCAST, dl, VT,
12378                        DAG.getNode(LogicOp, dl, VecVT, Op0Casted, MaskCasted));
12379   }
12380   // If not vector, then scalar.
12381   unsigned LogicOp = IsFABS ? X86ISD::FAND : X86ISD::FXOR;
12382   return DAG.getNode(LogicOp, dl, VT, Op.getOperand(0), Mask);
12383 }
12384
12385 static SDValue LowerFCOPYSIGN(SDValue Op, SelectionDAG &DAG) {
12386   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
12387   LLVMContext *Context = DAG.getContext();
12388   SDValue Op0 = Op.getOperand(0);
12389   SDValue Op1 = Op.getOperand(1);
12390   SDLoc dl(Op);
12391   MVT VT = Op.getSimpleValueType();
12392   MVT SrcVT = Op1.getSimpleValueType();
12393
12394   // If second operand is smaller, extend it first.
12395   if (SrcVT.bitsLT(VT)) {
12396     Op1 = DAG.getNode(ISD::FP_EXTEND, dl, VT, Op1);
12397     SrcVT = VT;
12398   }
12399   // And if it is bigger, shrink it first.
12400   if (SrcVT.bitsGT(VT)) {
12401     Op1 = DAG.getNode(ISD::FP_ROUND, dl, VT, Op1, DAG.getIntPtrConstant(1));
12402     SrcVT = VT;
12403   }
12404
12405   // At this point the operands and the result should have the same
12406   // type, and that won't be f80 since that is not custom lowered.
12407
12408   // First get the sign bit of second operand.
12409   SmallVector<Constant*,4> CV;
12410   if (SrcVT == MVT::f64) {
12411     const fltSemantics &Sem = APFloat::IEEEdouble;
12412     CV.push_back(ConstantFP::get(*Context, APFloat(Sem, APInt(64, 1ULL << 63))));
12413     CV.push_back(ConstantFP::get(*Context, APFloat(Sem, APInt(64, 0))));
12414   } else {
12415     const fltSemantics &Sem = APFloat::IEEEsingle;
12416     CV.push_back(ConstantFP::get(*Context, APFloat(Sem, APInt(32, 1U << 31))));
12417     CV.push_back(ConstantFP::get(*Context, APFloat(Sem, APInt(32, 0))));
12418     CV.push_back(ConstantFP::get(*Context, APFloat(Sem, APInt(32, 0))));
12419     CV.push_back(ConstantFP::get(*Context, APFloat(Sem, APInt(32, 0))));
12420   }
12421   Constant *C = ConstantVector::get(CV);
12422   SDValue CPIdx = DAG.getConstantPool(C, TLI.getPointerTy(), 16);
12423   SDValue Mask1 = DAG.getLoad(SrcVT, dl, DAG.getEntryNode(), CPIdx,
12424                               MachinePointerInfo::getConstantPool(),
12425                               false, false, false, 16);
12426   SDValue SignBit = DAG.getNode(X86ISD::FAND, dl, SrcVT, Op1, Mask1);
12427
12428   // Shift sign bit right or left if the two operands have different types.
12429   if (SrcVT.bitsGT(VT)) {
12430     // Op0 is MVT::f32, Op1 is MVT::f64.
12431     SignBit = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, MVT::v2f64, SignBit);
12432     SignBit = DAG.getNode(X86ISD::FSRL, dl, MVT::v2f64, SignBit,
12433                           DAG.getConstant(32, MVT::i32));
12434     SignBit = DAG.getNode(ISD::BITCAST, dl, MVT::v4f32, SignBit);
12435     SignBit = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::f32, SignBit,
12436                           DAG.getIntPtrConstant(0));
12437   }
12438
12439   // Clear first operand sign bit.
12440   CV.clear();
12441   if (VT == MVT::f64) {
12442     const fltSemantics &Sem = APFloat::IEEEdouble;
12443     CV.push_back(ConstantFP::get(*Context, APFloat(Sem,
12444                                                    APInt(64, ~(1ULL << 63)))));
12445     CV.push_back(ConstantFP::get(*Context, APFloat(Sem, APInt(64, 0))));
12446   } else {
12447     const fltSemantics &Sem = APFloat::IEEEsingle;
12448     CV.push_back(ConstantFP::get(*Context, APFloat(Sem,
12449                                                    APInt(32, ~(1U << 31)))));
12450     CV.push_back(ConstantFP::get(*Context, APFloat(Sem, APInt(32, 0))));
12451     CV.push_back(ConstantFP::get(*Context, APFloat(Sem, APInt(32, 0))));
12452     CV.push_back(ConstantFP::get(*Context, APFloat(Sem, APInt(32, 0))));
12453   }
12454   C = ConstantVector::get(CV);
12455   CPIdx = DAG.getConstantPool(C, TLI.getPointerTy(), 16);
12456   SDValue Mask2 = DAG.getLoad(VT, dl, DAG.getEntryNode(), CPIdx,
12457                               MachinePointerInfo::getConstantPool(),
12458                               false, false, false, 16);
12459   SDValue Val = DAG.getNode(X86ISD::FAND, dl, VT, Op0, Mask2);
12460
12461   // Or the value with the sign bit.
12462   return DAG.getNode(X86ISD::FOR, dl, VT, Val, SignBit);
12463 }
12464
12465 static SDValue LowerFGETSIGN(SDValue Op, SelectionDAG &DAG) {
12466   SDValue N0 = Op.getOperand(0);
12467   SDLoc dl(Op);
12468   MVT VT = Op.getSimpleValueType();
12469
12470   // Lower ISD::FGETSIGN to (AND (X86ISD::FGETSIGNx86 ...) 1).
12471   SDValue xFGETSIGN = DAG.getNode(X86ISD::FGETSIGNx86, dl, VT, N0,
12472                                   DAG.getConstant(1, VT));
12473   return DAG.getNode(ISD::AND, dl, VT, xFGETSIGN, DAG.getConstant(1, VT));
12474 }
12475
12476 // LowerVectorAllZeroTest - Check whether an OR'd tree is PTEST-able.
12477 //
12478 static SDValue LowerVectorAllZeroTest(SDValue Op, const X86Subtarget *Subtarget,
12479                                       SelectionDAG &DAG) {
12480   assert(Op.getOpcode() == ISD::OR && "Only check OR'd tree.");
12481
12482   if (!Subtarget->hasSSE41())
12483     return SDValue();
12484
12485   if (!Op->hasOneUse())
12486     return SDValue();
12487
12488   SDNode *N = Op.getNode();
12489   SDLoc DL(N);
12490
12491   SmallVector<SDValue, 8> Opnds;
12492   DenseMap<SDValue, unsigned> VecInMap;
12493   SmallVector<SDValue, 8> VecIns;
12494   EVT VT = MVT::Other;
12495
12496   // Recognize a special case where a vector is casted into wide integer to
12497   // test all 0s.
12498   Opnds.push_back(N->getOperand(0));
12499   Opnds.push_back(N->getOperand(1));
12500
12501   for (unsigned Slot = 0, e = Opnds.size(); Slot < e; ++Slot) {
12502     SmallVectorImpl<SDValue>::const_iterator I = Opnds.begin() + Slot;
12503     // BFS traverse all OR'd operands.
12504     if (I->getOpcode() == ISD::OR) {
12505       Opnds.push_back(I->getOperand(0));
12506       Opnds.push_back(I->getOperand(1));
12507       // Re-evaluate the number of nodes to be traversed.
12508       e += 2; // 2 more nodes (LHS and RHS) are pushed.
12509       continue;
12510     }
12511
12512     // Quit if a non-EXTRACT_VECTOR_ELT
12513     if (I->getOpcode() != ISD::EXTRACT_VECTOR_ELT)
12514       return SDValue();
12515
12516     // Quit if without a constant index.
12517     SDValue Idx = I->getOperand(1);
12518     if (!isa<ConstantSDNode>(Idx))
12519       return SDValue();
12520
12521     SDValue ExtractedFromVec = I->getOperand(0);
12522     DenseMap<SDValue, unsigned>::iterator M = VecInMap.find(ExtractedFromVec);
12523     if (M == VecInMap.end()) {
12524       VT = ExtractedFromVec.getValueType();
12525       // Quit if not 128/256-bit vector.
12526       if (!VT.is128BitVector() && !VT.is256BitVector())
12527         return SDValue();
12528       // Quit if not the same type.
12529       if (VecInMap.begin() != VecInMap.end() &&
12530           VT != VecInMap.begin()->first.getValueType())
12531         return SDValue();
12532       M = VecInMap.insert(std::make_pair(ExtractedFromVec, 0)).first;
12533       VecIns.push_back(ExtractedFromVec);
12534     }
12535     M->second |= 1U << cast<ConstantSDNode>(Idx)->getZExtValue();
12536   }
12537
12538   assert((VT.is128BitVector() || VT.is256BitVector()) &&
12539          "Not extracted from 128-/256-bit vector.");
12540
12541   unsigned FullMask = (1U << VT.getVectorNumElements()) - 1U;
12542
12543   for (DenseMap<SDValue, unsigned>::const_iterator
12544         I = VecInMap.begin(), E = VecInMap.end(); I != E; ++I) {
12545     // Quit if not all elements are used.
12546     if (I->second != FullMask)
12547       return SDValue();
12548   }
12549
12550   EVT TestVT = VT.is128BitVector() ? MVT::v2i64 : MVT::v4i64;
12551
12552   // Cast all vectors into TestVT for PTEST.
12553   for (unsigned i = 0, e = VecIns.size(); i < e; ++i)
12554     VecIns[i] = DAG.getNode(ISD::BITCAST, DL, TestVT, VecIns[i]);
12555
12556   // If more than one full vectors are evaluated, OR them first before PTEST.
12557   for (unsigned Slot = 0, e = VecIns.size(); e - Slot > 1; Slot += 2, e += 1) {
12558     // Each iteration will OR 2 nodes and append the result until there is only
12559     // 1 node left, i.e. the final OR'd value of all vectors.
12560     SDValue LHS = VecIns[Slot];
12561     SDValue RHS = VecIns[Slot + 1];
12562     VecIns.push_back(DAG.getNode(ISD::OR, DL, TestVT, LHS, RHS));
12563   }
12564
12565   return DAG.getNode(X86ISD::PTEST, DL, MVT::i32,
12566                      VecIns.back(), VecIns.back());
12567 }
12568
12569 /// \brief return true if \c Op has a use that doesn't just read flags.
12570 static bool hasNonFlagsUse(SDValue Op) {
12571   for (SDNode::use_iterator UI = Op->use_begin(), UE = Op->use_end(); UI != UE;
12572        ++UI) {
12573     SDNode *User = *UI;
12574     unsigned UOpNo = UI.getOperandNo();
12575     if (User->getOpcode() == ISD::TRUNCATE && User->hasOneUse()) {
12576       // Look pass truncate.
12577       UOpNo = User->use_begin().getOperandNo();
12578       User = *User->use_begin();
12579     }
12580
12581     if (User->getOpcode() != ISD::BRCOND && User->getOpcode() != ISD::SETCC &&
12582         !(User->getOpcode() == ISD::SELECT && UOpNo == 0))
12583       return true;
12584   }
12585   return false;
12586 }
12587
12588 /// Emit nodes that will be selected as "test Op0,Op0", or something
12589 /// equivalent.
12590 SDValue X86TargetLowering::EmitTest(SDValue Op, unsigned X86CC, SDLoc dl,
12591                                     SelectionDAG &DAG) const {
12592   if (Op.getValueType() == MVT::i1)
12593     // KORTEST instruction should be selected
12594     return DAG.getNode(X86ISD::CMP, dl, MVT::i32, Op,
12595                        DAG.getConstant(0, Op.getValueType()));
12596
12597   // CF and OF aren't always set the way we want. Determine which
12598   // of these we need.
12599   bool NeedCF = false;
12600   bool NeedOF = false;
12601   switch (X86CC) {
12602   default: break;
12603   case X86::COND_A: case X86::COND_AE:
12604   case X86::COND_B: case X86::COND_BE:
12605     NeedCF = true;
12606     break;
12607   case X86::COND_G: case X86::COND_GE:
12608   case X86::COND_L: case X86::COND_LE:
12609   case X86::COND_O: case X86::COND_NO: {
12610     // Check if we really need to set the
12611     // Overflow flag. If NoSignedWrap is present
12612     // that is not actually needed.
12613     switch (Op->getOpcode()) {
12614     case ISD::ADD:
12615     case ISD::SUB:
12616     case ISD::MUL:
12617     case ISD::SHL: {
12618       const BinaryWithFlagsSDNode *BinNode =
12619           cast<BinaryWithFlagsSDNode>(Op.getNode());
12620       if (BinNode->hasNoSignedWrap())
12621         break;
12622     }
12623     default:
12624       NeedOF = true;
12625       break;
12626     }
12627     break;
12628   }
12629   }
12630   // See if we can use the EFLAGS value from the operand instead of
12631   // doing a separate TEST. TEST always sets OF and CF to 0, so unless
12632   // we prove that the arithmetic won't overflow, we can't use OF or CF.
12633   if (Op.getResNo() != 0 || NeedOF || NeedCF) {
12634     // Emit a CMP with 0, which is the TEST pattern.
12635     //if (Op.getValueType() == MVT::i1)
12636     //  return DAG.getNode(X86ISD::CMP, dl, MVT::i1, Op,
12637     //                     DAG.getConstant(0, MVT::i1));
12638     return DAG.getNode(X86ISD::CMP, dl, MVT::i32, Op,
12639                        DAG.getConstant(0, Op.getValueType()));
12640   }
12641   unsigned Opcode = 0;
12642   unsigned NumOperands = 0;
12643
12644   // Truncate operations may prevent the merge of the SETCC instruction
12645   // and the arithmetic instruction before it. Attempt to truncate the operands
12646   // of the arithmetic instruction and use a reduced bit-width instruction.
12647   bool NeedTruncation = false;
12648   SDValue ArithOp = Op;
12649   if (Op->getOpcode() == ISD::TRUNCATE && Op->hasOneUse()) {
12650     SDValue Arith = Op->getOperand(0);
12651     // Both the trunc and the arithmetic op need to have one user each.
12652     if (Arith->hasOneUse())
12653       switch (Arith.getOpcode()) {
12654         default: break;
12655         case ISD::ADD:
12656         case ISD::SUB:
12657         case ISD::AND:
12658         case ISD::OR:
12659         case ISD::XOR: {
12660           NeedTruncation = true;
12661           ArithOp = Arith;
12662         }
12663       }
12664   }
12665
12666   // NOTICE: In the code below we use ArithOp to hold the arithmetic operation
12667   // which may be the result of a CAST.  We use the variable 'Op', which is the
12668   // non-casted variable when we check for possible users.
12669   switch (ArithOp.getOpcode()) {
12670   case ISD::ADD:
12671     // Due to an isel shortcoming, be conservative if this add is likely to be
12672     // selected as part of a load-modify-store instruction. When the root node
12673     // in a match is a store, isel doesn't know how to remap non-chain non-flag
12674     // uses of other nodes in the match, such as the ADD in this case. This
12675     // leads to the ADD being left around and reselected, with the result being
12676     // two adds in the output.  Alas, even if none our users are stores, that
12677     // doesn't prove we're O.K.  Ergo, if we have any parents that aren't
12678     // CopyToReg or SETCC, eschew INC/DEC.  A better fix seems to require
12679     // climbing the DAG back to the root, and it doesn't seem to be worth the
12680     // effort.
12681     for (SDNode::use_iterator UI = Op.getNode()->use_begin(),
12682          UE = Op.getNode()->use_end(); UI != UE; ++UI)
12683       if (UI->getOpcode() != ISD::CopyToReg &&
12684           UI->getOpcode() != ISD::SETCC &&
12685           UI->getOpcode() != ISD::STORE)
12686         goto default_case;
12687
12688     if (ConstantSDNode *C =
12689         dyn_cast<ConstantSDNode>(ArithOp.getNode()->getOperand(1))) {
12690       // An add of one will be selected as an INC.
12691       if (C->getAPIntValue() == 1 && !Subtarget->slowIncDec()) {
12692         Opcode = X86ISD::INC;
12693         NumOperands = 1;
12694         break;
12695       }
12696
12697       // An add of negative one (subtract of one) will be selected as a DEC.
12698       if (C->getAPIntValue().isAllOnesValue() && !Subtarget->slowIncDec()) {
12699         Opcode = X86ISD::DEC;
12700         NumOperands = 1;
12701         break;
12702       }
12703     }
12704
12705     // Otherwise use a regular EFLAGS-setting add.
12706     Opcode = X86ISD::ADD;
12707     NumOperands = 2;
12708     break;
12709   case ISD::SHL:
12710   case ISD::SRL:
12711     // If we have a constant logical shift that's only used in a comparison
12712     // against zero turn it into an equivalent AND. This allows turning it into
12713     // a TEST instruction later.
12714     if ((X86CC == X86::COND_E || X86CC == X86::COND_NE) && Op->hasOneUse() &&
12715         isa<ConstantSDNode>(Op->getOperand(1)) && !hasNonFlagsUse(Op)) {
12716       EVT VT = Op.getValueType();
12717       unsigned BitWidth = VT.getSizeInBits();
12718       unsigned ShAmt = Op->getConstantOperandVal(1);
12719       if (ShAmt >= BitWidth) // Avoid undefined shifts.
12720         break;
12721       APInt Mask = ArithOp.getOpcode() == ISD::SRL
12722                        ? APInt::getHighBitsSet(BitWidth, BitWidth - ShAmt)
12723                        : APInt::getLowBitsSet(BitWidth, BitWidth - ShAmt);
12724       if (!Mask.isSignedIntN(32)) // Avoid large immediates.
12725         break;
12726       SDValue New = DAG.getNode(ISD::AND, dl, VT, Op->getOperand(0),
12727                                 DAG.getConstant(Mask, VT));
12728       DAG.ReplaceAllUsesWith(Op, New);
12729       Op = New;
12730     }
12731     break;
12732
12733   case ISD::AND:
12734     // If the primary and result isn't used, don't bother using X86ISD::AND,
12735     // because a TEST instruction will be better.
12736     if (!hasNonFlagsUse(Op))
12737       break;
12738     // FALL THROUGH
12739   case ISD::SUB:
12740   case ISD::OR:
12741   case ISD::XOR:
12742     // Due to the ISEL shortcoming noted above, be conservative if this op is
12743     // likely to be selected as part of a load-modify-store instruction.
12744     for (SDNode::use_iterator UI = Op.getNode()->use_begin(),
12745            UE = Op.getNode()->use_end(); UI != UE; ++UI)
12746       if (UI->getOpcode() == ISD::STORE)
12747         goto default_case;
12748
12749     // Otherwise use a regular EFLAGS-setting instruction.
12750     switch (ArithOp.getOpcode()) {
12751     default: llvm_unreachable("unexpected operator!");
12752     case ISD::SUB: Opcode = X86ISD::SUB; break;
12753     case ISD::XOR: Opcode = X86ISD::XOR; break;
12754     case ISD::AND: Opcode = X86ISD::AND; break;
12755     case ISD::OR: {
12756       if (!NeedTruncation && (X86CC == X86::COND_E || X86CC == X86::COND_NE)) {
12757         SDValue EFLAGS = LowerVectorAllZeroTest(Op, Subtarget, DAG);
12758         if (EFLAGS.getNode())
12759           return EFLAGS;
12760       }
12761       Opcode = X86ISD::OR;
12762       break;
12763     }
12764     }
12765
12766     NumOperands = 2;
12767     break;
12768   case X86ISD::ADD:
12769   case X86ISD::SUB:
12770   case X86ISD::INC:
12771   case X86ISD::DEC:
12772   case X86ISD::OR:
12773   case X86ISD::XOR:
12774   case X86ISD::AND:
12775     return SDValue(Op.getNode(), 1);
12776   default:
12777   default_case:
12778     break;
12779   }
12780
12781   // If we found that truncation is beneficial, perform the truncation and
12782   // update 'Op'.
12783   if (NeedTruncation) {
12784     EVT VT = Op.getValueType();
12785     SDValue WideVal = Op->getOperand(0);
12786     EVT WideVT = WideVal.getValueType();
12787     unsigned ConvertedOp = 0;
12788     // Use a target machine opcode to prevent further DAGCombine
12789     // optimizations that may separate the arithmetic operations
12790     // from the setcc node.
12791     switch (WideVal.getOpcode()) {
12792       default: break;
12793       case ISD::ADD: ConvertedOp = X86ISD::ADD; break;
12794       case ISD::SUB: ConvertedOp = X86ISD::SUB; break;
12795       case ISD::AND: ConvertedOp = X86ISD::AND; break;
12796       case ISD::OR:  ConvertedOp = X86ISD::OR;  break;
12797       case ISD::XOR: ConvertedOp = X86ISD::XOR; break;
12798     }
12799
12800     if (ConvertedOp) {
12801       const TargetLowering &TLI = DAG.getTargetLoweringInfo();
12802       if (TLI.isOperationLegal(WideVal.getOpcode(), WideVT)) {
12803         SDValue V0 = DAG.getNode(ISD::TRUNCATE, dl, VT, WideVal.getOperand(0));
12804         SDValue V1 = DAG.getNode(ISD::TRUNCATE, dl, VT, WideVal.getOperand(1));
12805         Op = DAG.getNode(ConvertedOp, dl, VT, V0, V1);
12806       }
12807     }
12808   }
12809
12810   if (Opcode == 0)
12811     // Emit a CMP with 0, which is the TEST pattern.
12812     return DAG.getNode(X86ISD::CMP, dl, MVT::i32, Op,
12813                        DAG.getConstant(0, Op.getValueType()));
12814
12815   SDVTList VTs = DAG.getVTList(Op.getValueType(), MVT::i32);
12816   SmallVector<SDValue, 4> Ops;
12817   for (unsigned i = 0; i != NumOperands; ++i)
12818     Ops.push_back(Op.getOperand(i));
12819
12820   SDValue New = DAG.getNode(Opcode, dl, VTs, Ops);
12821   DAG.ReplaceAllUsesWith(Op, New);
12822   return SDValue(New.getNode(), 1);
12823 }
12824
12825 /// Emit nodes that will be selected as "cmp Op0,Op1", or something
12826 /// equivalent.
12827 SDValue X86TargetLowering::EmitCmp(SDValue Op0, SDValue Op1, unsigned X86CC,
12828                                    SDLoc dl, SelectionDAG &DAG) const {
12829   if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op1)) {
12830     if (C->getAPIntValue() == 0)
12831       return EmitTest(Op0, X86CC, dl, DAG);
12832
12833      if (Op0.getValueType() == MVT::i1)
12834        llvm_unreachable("Unexpected comparison operation for MVT::i1 operands");
12835   }
12836  
12837   if ((Op0.getValueType() == MVT::i8 || Op0.getValueType() == MVT::i16 ||
12838        Op0.getValueType() == MVT::i32 || Op0.getValueType() == MVT::i64)) {
12839     // Do the comparison at i32 if it's smaller, besides the Atom case. 
12840     // This avoids subregister aliasing issues. Keep the smaller reference 
12841     // if we're optimizing for size, however, as that'll allow better folding 
12842     // of memory operations.
12843     if (Op0.getValueType() != MVT::i32 && Op0.getValueType() != MVT::i64 &&
12844         !DAG.getMachineFunction().getFunction()->getAttributes().hasAttribute(
12845              AttributeSet::FunctionIndex, Attribute::MinSize) &&
12846         !Subtarget->isAtom()) {
12847       unsigned ExtendOp =
12848           isX86CCUnsigned(X86CC) ? ISD::ZERO_EXTEND : ISD::SIGN_EXTEND;
12849       Op0 = DAG.getNode(ExtendOp, dl, MVT::i32, Op0);
12850       Op1 = DAG.getNode(ExtendOp, dl, MVT::i32, Op1);
12851     }
12852     // Use SUB instead of CMP to enable CSE between SUB and CMP.
12853     SDVTList VTs = DAG.getVTList(Op0.getValueType(), MVT::i32);
12854     SDValue Sub = DAG.getNode(X86ISD::SUB, dl, VTs,
12855                               Op0, Op1);
12856     return SDValue(Sub.getNode(), 1);
12857   }
12858   return DAG.getNode(X86ISD::CMP, dl, MVT::i32, Op0, Op1);
12859 }
12860
12861 /// Convert a comparison if required by the subtarget.
12862 SDValue X86TargetLowering::ConvertCmpIfNecessary(SDValue Cmp,
12863                                                  SelectionDAG &DAG) const {
12864   // If the subtarget does not support the FUCOMI instruction, floating-point
12865   // comparisons have to be converted.
12866   if (Subtarget->hasCMov() ||
12867       Cmp.getOpcode() != X86ISD::CMP ||
12868       !Cmp.getOperand(0).getValueType().isFloatingPoint() ||
12869       !Cmp.getOperand(1).getValueType().isFloatingPoint())
12870     return Cmp;
12871
12872   // The instruction selector will select an FUCOM instruction instead of
12873   // FUCOMI, which writes the comparison result to FPSW instead of EFLAGS. Hence
12874   // build an SDNode sequence that transfers the result from FPSW into EFLAGS:
12875   // (X86sahf (trunc (srl (X86fp_stsw (trunc (X86cmp ...)), 8))))
12876   SDLoc dl(Cmp);
12877   SDValue TruncFPSW = DAG.getNode(ISD::TRUNCATE, dl, MVT::i16, Cmp);
12878   SDValue FNStSW = DAG.getNode(X86ISD::FNSTSW16r, dl, MVT::i16, TruncFPSW);
12879   SDValue Srl = DAG.getNode(ISD::SRL, dl, MVT::i16, FNStSW,
12880                             DAG.getConstant(8, MVT::i8));
12881   SDValue TruncSrl = DAG.getNode(ISD::TRUNCATE, dl, MVT::i8, Srl);
12882   return DAG.getNode(X86ISD::SAHF, dl, MVT::i32, TruncSrl);
12883 }
12884
12885 static bool isAllOnes(SDValue V) {
12886   ConstantSDNode *C = dyn_cast<ConstantSDNode>(V);
12887   return C && C->isAllOnesValue();
12888 }
12889
12890 /// LowerToBT - Result of 'and' is compared against zero. Turn it into a BT node
12891 /// if it's possible.
12892 SDValue X86TargetLowering::LowerToBT(SDValue And, ISD::CondCode CC,
12893                                      SDLoc dl, SelectionDAG &DAG) const {
12894   SDValue Op0 = And.getOperand(0);
12895   SDValue Op1 = And.getOperand(1);
12896   if (Op0.getOpcode() == ISD::TRUNCATE)
12897     Op0 = Op0.getOperand(0);
12898   if (Op1.getOpcode() == ISD::TRUNCATE)
12899     Op1 = Op1.getOperand(0);
12900
12901   SDValue LHS, RHS;
12902   if (Op1.getOpcode() == ISD::SHL)
12903     std::swap(Op0, Op1);
12904   if (Op0.getOpcode() == ISD::SHL) {
12905     if (ConstantSDNode *And00C = dyn_cast<ConstantSDNode>(Op0.getOperand(0)))
12906       if (And00C->getZExtValue() == 1) {
12907         // If we looked past a truncate, check that it's only truncating away
12908         // known zeros.
12909         unsigned BitWidth = Op0.getValueSizeInBits();
12910         unsigned AndBitWidth = And.getValueSizeInBits();
12911         if (BitWidth > AndBitWidth) {
12912           APInt Zeros, Ones;
12913           DAG.computeKnownBits(Op0, Zeros, Ones);
12914           if (Zeros.countLeadingOnes() < BitWidth - AndBitWidth)
12915             return SDValue();
12916         }
12917         LHS = Op1;
12918         RHS = Op0.getOperand(1);
12919       }
12920   } else if (Op1.getOpcode() == ISD::Constant) {
12921     ConstantSDNode *AndRHS = cast<ConstantSDNode>(Op1);
12922     uint64_t AndRHSVal = AndRHS->getZExtValue();
12923     SDValue AndLHS = Op0;
12924
12925     if (AndRHSVal == 1 && AndLHS.getOpcode() == ISD::SRL) {
12926       LHS = AndLHS.getOperand(0);
12927       RHS = AndLHS.getOperand(1);
12928     }
12929
12930     // Use BT if the immediate can't be encoded in a TEST instruction.
12931     if (!isUInt<32>(AndRHSVal) && isPowerOf2_64(AndRHSVal)) {
12932       LHS = AndLHS;
12933       RHS = DAG.getConstant(Log2_64_Ceil(AndRHSVal), LHS.getValueType());
12934     }
12935   }
12936
12937   if (LHS.getNode()) {
12938     // If LHS is i8, promote it to i32 with any_extend.  There is no i8 BT
12939     // instruction.  Since the shift amount is in-range-or-undefined, we know
12940     // that doing a bittest on the i32 value is ok.  We extend to i32 because
12941     // the encoding for the i16 version is larger than the i32 version.
12942     // Also promote i16 to i32 for performance / code size reason.
12943     if (LHS.getValueType() == MVT::i8 ||
12944         LHS.getValueType() == MVT::i16)
12945       LHS = DAG.getNode(ISD::ANY_EXTEND, dl, MVT::i32, LHS);
12946
12947     // If the operand types disagree, extend the shift amount to match.  Since
12948     // BT ignores high bits (like shifts) we can use anyextend.
12949     if (LHS.getValueType() != RHS.getValueType())
12950       RHS = DAG.getNode(ISD::ANY_EXTEND, dl, LHS.getValueType(), RHS);
12951
12952     SDValue BT = DAG.getNode(X86ISD::BT, dl, MVT::i32, LHS, RHS);
12953     X86::CondCode Cond = CC == ISD::SETEQ ? X86::COND_AE : X86::COND_B;
12954     return DAG.getNode(X86ISD::SETCC, dl, MVT::i8,
12955                        DAG.getConstant(Cond, MVT::i8), BT);
12956   }
12957
12958   return SDValue();
12959 }
12960
12961 /// \brief - Turns an ISD::CondCode into a value suitable for SSE floating point
12962 /// mask CMPs.
12963 static int translateX86FSETCC(ISD::CondCode SetCCOpcode, SDValue &Op0,
12964                               SDValue &Op1) {
12965   unsigned SSECC;
12966   bool Swap = false;
12967
12968   // SSE Condition code mapping:
12969   //  0 - EQ
12970   //  1 - LT
12971   //  2 - LE
12972   //  3 - UNORD
12973   //  4 - NEQ
12974   //  5 - NLT
12975   //  6 - NLE
12976   //  7 - ORD
12977   switch (SetCCOpcode) {
12978   default: llvm_unreachable("Unexpected SETCC condition");
12979   case ISD::SETOEQ:
12980   case ISD::SETEQ:  SSECC = 0; break;
12981   case ISD::SETOGT:
12982   case ISD::SETGT:  Swap = true; // Fallthrough
12983   case ISD::SETLT:
12984   case ISD::SETOLT: SSECC = 1; break;
12985   case ISD::SETOGE:
12986   case ISD::SETGE:  Swap = true; // Fallthrough
12987   case ISD::SETLE:
12988   case ISD::SETOLE: SSECC = 2; break;
12989   case ISD::SETUO:  SSECC = 3; break;
12990   case ISD::SETUNE:
12991   case ISD::SETNE:  SSECC = 4; break;
12992   case ISD::SETULE: Swap = true; // Fallthrough
12993   case ISD::SETUGE: SSECC = 5; break;
12994   case ISD::SETULT: Swap = true; // Fallthrough
12995   case ISD::SETUGT: SSECC = 6; break;
12996   case ISD::SETO:   SSECC = 7; break;
12997   case ISD::SETUEQ:
12998   case ISD::SETONE: SSECC = 8; break;
12999   }
13000   if (Swap)
13001     std::swap(Op0, Op1);
13002
13003   return SSECC;
13004 }
13005
13006 // Lower256IntVSETCC - Break a VSETCC 256-bit integer VSETCC into two new 128
13007 // ones, and then concatenate the result back.
13008 static SDValue Lower256IntVSETCC(SDValue Op, SelectionDAG &DAG) {
13009   MVT VT = Op.getSimpleValueType();
13010
13011   assert(VT.is256BitVector() && Op.getOpcode() == ISD::SETCC &&
13012          "Unsupported value type for operation");
13013
13014   unsigned NumElems = VT.getVectorNumElements();
13015   SDLoc dl(Op);
13016   SDValue CC = Op.getOperand(2);
13017
13018   // Extract the LHS vectors
13019   SDValue LHS = Op.getOperand(0);
13020   SDValue LHS1 = Extract128BitVector(LHS, 0, DAG, dl);
13021   SDValue LHS2 = Extract128BitVector(LHS, NumElems/2, DAG, dl);
13022
13023   // Extract the RHS vectors
13024   SDValue RHS = Op.getOperand(1);
13025   SDValue RHS1 = Extract128BitVector(RHS, 0, DAG, dl);
13026   SDValue RHS2 = Extract128BitVector(RHS, NumElems/2, DAG, dl);
13027
13028   // Issue the operation on the smaller types and concatenate the result back
13029   MVT EltVT = VT.getVectorElementType();
13030   MVT NewVT = MVT::getVectorVT(EltVT, NumElems/2);
13031   return DAG.getNode(ISD::CONCAT_VECTORS, dl, VT,
13032                      DAG.getNode(Op.getOpcode(), dl, NewVT, LHS1, RHS1, CC),
13033                      DAG.getNode(Op.getOpcode(), dl, NewVT, LHS2, RHS2, CC));
13034 }
13035
13036 static SDValue LowerIntVSETCC_AVX512(SDValue Op, SelectionDAG &DAG,
13037                                      const X86Subtarget *Subtarget) {
13038   SDValue Op0 = Op.getOperand(0);
13039   SDValue Op1 = Op.getOperand(1);
13040   SDValue CC = Op.getOperand(2);
13041   MVT VT = Op.getSimpleValueType();
13042   SDLoc dl(Op);
13043
13044   assert(Op0.getValueType().getVectorElementType().getSizeInBits() >= 8 &&
13045          Op.getValueType().getScalarType() == MVT::i1 &&
13046          "Cannot set masked compare for this operation");
13047
13048   ISD::CondCode SetCCOpcode = cast<CondCodeSDNode>(CC)->get();
13049   unsigned  Opc = 0;
13050   bool Unsigned = false;
13051   bool Swap = false;
13052   unsigned SSECC;
13053   switch (SetCCOpcode) {
13054   default: llvm_unreachable("Unexpected SETCC condition");
13055   case ISD::SETNE:  SSECC = 4; break;
13056   case ISD::SETEQ:  Opc = X86ISD::PCMPEQM; break;
13057   case ISD::SETUGT: SSECC = 6; Unsigned = true; break;
13058   case ISD::SETLT:  Swap = true; //fall-through
13059   case ISD::SETGT:  Opc = X86ISD::PCMPGTM; break;
13060   case ISD::SETULT: SSECC = 1; Unsigned = true; break;
13061   case ISD::SETUGE: SSECC = 5; Unsigned = true; break; //NLT
13062   case ISD::SETGE:  Swap = true; SSECC = 2; break; // LE + swap
13063   case ISD::SETULE: Unsigned = true; //fall-through
13064   case ISD::SETLE:  SSECC = 2; break;
13065   }
13066
13067   if (Swap)
13068     std::swap(Op0, Op1);
13069   if (Opc)
13070     return DAG.getNode(Opc, dl, VT, Op0, Op1);
13071   Opc = Unsigned ? X86ISD::CMPMU: X86ISD::CMPM;
13072   return DAG.getNode(Opc, dl, VT, Op0, Op1,
13073                      DAG.getConstant(SSECC, MVT::i8));
13074 }
13075
13076 /// \brief Try to turn a VSETULT into a VSETULE by modifying its second
13077 /// operand \p Op1.  If non-trivial (for example because it's not constant)
13078 /// return an empty value.
13079 static SDValue ChangeVSETULTtoVSETULE(SDLoc dl, SDValue Op1, SelectionDAG &DAG)
13080 {
13081   BuildVectorSDNode *BV = dyn_cast<BuildVectorSDNode>(Op1.getNode());
13082   if (!BV)
13083     return SDValue();
13084
13085   MVT VT = Op1.getSimpleValueType();
13086   MVT EVT = VT.getVectorElementType();
13087   unsigned n = VT.getVectorNumElements();
13088   SmallVector<SDValue, 8> ULTOp1;
13089
13090   for (unsigned i = 0; i < n; ++i) {
13091     ConstantSDNode *Elt = dyn_cast<ConstantSDNode>(BV->getOperand(i));
13092     if (!Elt || Elt->isOpaque() || Elt->getValueType(0) != EVT)
13093       return SDValue();
13094
13095     // Avoid underflow.
13096     APInt Val = Elt->getAPIntValue();
13097     if (Val == 0)
13098       return SDValue();
13099
13100     ULTOp1.push_back(DAG.getConstant(Val - 1, EVT));
13101   }
13102
13103   return DAG.getNode(ISD::BUILD_VECTOR, dl, VT, ULTOp1);
13104 }
13105
13106 static SDValue LowerVSETCC(SDValue Op, const X86Subtarget *Subtarget,
13107                            SelectionDAG &DAG) {
13108   SDValue Op0 = Op.getOperand(0);
13109   SDValue Op1 = Op.getOperand(1);
13110   SDValue CC = Op.getOperand(2);
13111   MVT VT = Op.getSimpleValueType();
13112   ISD::CondCode SetCCOpcode = cast<CondCodeSDNode>(CC)->get();
13113   bool isFP = Op.getOperand(1).getSimpleValueType().isFloatingPoint();
13114   SDLoc dl(Op);
13115
13116   if (isFP) {
13117 #ifndef NDEBUG
13118     MVT EltVT = Op0.getSimpleValueType().getVectorElementType();
13119     assert(EltVT == MVT::f32 || EltVT == MVT::f64);
13120 #endif
13121
13122     unsigned SSECC = translateX86FSETCC(SetCCOpcode, Op0, Op1);
13123     unsigned Opc = X86ISD::CMPP;
13124     if (Subtarget->hasAVX512() && VT.getVectorElementType() == MVT::i1) {
13125       assert(VT.getVectorNumElements() <= 16);
13126       Opc = X86ISD::CMPM;
13127     }
13128     // In the two special cases we can't handle, emit two comparisons.
13129     if (SSECC == 8) {
13130       unsigned CC0, CC1;
13131       unsigned CombineOpc;
13132       if (SetCCOpcode == ISD::SETUEQ) {
13133         CC0 = 3; CC1 = 0; CombineOpc = ISD::OR;
13134       } else {
13135         assert(SetCCOpcode == ISD::SETONE);
13136         CC0 = 7; CC1 = 4; CombineOpc = ISD::AND;
13137       }
13138
13139       SDValue Cmp0 = DAG.getNode(Opc, dl, VT, Op0, Op1,
13140                                  DAG.getConstant(CC0, MVT::i8));
13141       SDValue Cmp1 = DAG.getNode(Opc, dl, VT, Op0, Op1,
13142                                  DAG.getConstant(CC1, MVT::i8));
13143       return DAG.getNode(CombineOpc, dl, VT, Cmp0, Cmp1);
13144     }
13145     // Handle all other FP comparisons here.
13146     return DAG.getNode(Opc, dl, VT, Op0, Op1,
13147                        DAG.getConstant(SSECC, MVT::i8));
13148   }
13149
13150   // Break 256-bit integer vector compare into smaller ones.
13151   if (VT.is256BitVector() && !Subtarget->hasInt256())
13152     return Lower256IntVSETCC(Op, DAG);
13153
13154   bool MaskResult = (VT.getVectorElementType() == MVT::i1);
13155   EVT OpVT = Op1.getValueType();
13156   if (Subtarget->hasAVX512()) {
13157     if (Op1.getValueType().is512BitVector() ||
13158         (Subtarget->hasBWI() && Subtarget->hasVLX()) ||
13159         (MaskResult && OpVT.getVectorElementType().getSizeInBits() >= 32))
13160       return LowerIntVSETCC_AVX512(Op, DAG, Subtarget);
13161
13162     // In AVX-512 architecture setcc returns mask with i1 elements,
13163     // But there is no compare instruction for i8 and i16 elements in KNL.
13164     // We are not talking about 512-bit operands in this case, these
13165     // types are illegal.
13166     if (MaskResult &&
13167         (OpVT.getVectorElementType().getSizeInBits() < 32 &&
13168          OpVT.getVectorElementType().getSizeInBits() >= 8))
13169       return DAG.getNode(ISD::TRUNCATE, dl, VT,
13170                          DAG.getNode(ISD::SETCC, dl, OpVT, Op0, Op1, CC));
13171   }
13172
13173   // We are handling one of the integer comparisons here.  Since SSE only has
13174   // GT and EQ comparisons for integer, swapping operands and multiple
13175   // operations may be required for some comparisons.
13176   unsigned Opc;
13177   bool Swap = false, Invert = false, FlipSigns = false, MinMax = false;
13178   bool Subus = false;
13179
13180   switch (SetCCOpcode) {
13181   default: llvm_unreachable("Unexpected SETCC condition");
13182   case ISD::SETNE:  Invert = true;
13183   case ISD::SETEQ:  Opc = X86ISD::PCMPEQ; break;
13184   case ISD::SETLT:  Swap = true;
13185   case ISD::SETGT:  Opc = X86ISD::PCMPGT; break;
13186   case ISD::SETGE:  Swap = true;
13187   case ISD::SETLE:  Opc = X86ISD::PCMPGT;
13188                     Invert = true; break;
13189   case ISD::SETULT: Swap = true;
13190   case ISD::SETUGT: Opc = X86ISD::PCMPGT;
13191                     FlipSigns = true; break;
13192   case ISD::SETUGE: Swap = true;
13193   case ISD::SETULE: Opc = X86ISD::PCMPGT;
13194                     FlipSigns = true; Invert = true; break;
13195   }
13196
13197   // Special case: Use min/max operations for SETULE/SETUGE
13198   MVT VET = VT.getVectorElementType();
13199   bool hasMinMax =
13200        (Subtarget->hasSSE41() && (VET >= MVT::i8 && VET <= MVT::i32))
13201     || (Subtarget->hasSSE2()  && (VET == MVT::i8));
13202
13203   if (hasMinMax) {
13204     switch (SetCCOpcode) {
13205     default: break;
13206     case ISD::SETULE: Opc = X86ISD::UMIN; MinMax = true; break;
13207     case ISD::SETUGE: Opc = X86ISD::UMAX; MinMax = true; break;
13208     }
13209
13210     if (MinMax) { Swap = false; Invert = false; FlipSigns = false; }
13211   }
13212
13213   bool hasSubus = Subtarget->hasSSE2() && (VET == MVT::i8 || VET == MVT::i16);
13214   if (!MinMax && hasSubus) {
13215     // As another special case, use PSUBUS[BW] when it's profitable. E.g. for
13216     // Op0 u<= Op1:
13217     //   t = psubus Op0, Op1
13218     //   pcmpeq t, <0..0>
13219     switch (SetCCOpcode) {
13220     default: break;
13221     case ISD::SETULT: {
13222       // If the comparison is against a constant we can turn this into a
13223       // setule.  With psubus, setule does not require a swap.  This is
13224       // beneficial because the constant in the register is no longer
13225       // destructed as the destination so it can be hoisted out of a loop.
13226       // Only do this pre-AVX since vpcmp* is no longer destructive.
13227       if (Subtarget->hasAVX())
13228         break;
13229       SDValue ULEOp1 = ChangeVSETULTtoVSETULE(dl, Op1, DAG);
13230       if (ULEOp1.getNode()) {
13231         Op1 = ULEOp1;
13232         Subus = true; Invert = false; Swap = false;
13233       }
13234       break;
13235     }
13236     // Psubus is better than flip-sign because it requires no inversion.
13237     case ISD::SETUGE: Subus = true; Invert = false; Swap = true;  break;
13238     case ISD::SETULE: Subus = true; Invert = false; Swap = false; break;
13239     }
13240
13241     if (Subus) {
13242       Opc = X86ISD::SUBUS;
13243       FlipSigns = false;
13244     }
13245   }
13246
13247   if (Swap)
13248     std::swap(Op0, Op1);
13249
13250   // Check that the operation in question is available (most are plain SSE2,
13251   // but PCMPGTQ and PCMPEQQ have different requirements).
13252   if (VT == MVT::v2i64) {
13253     if (Opc == X86ISD::PCMPGT && !Subtarget->hasSSE42()) {
13254       assert(Subtarget->hasSSE2() && "Don't know how to lower!");
13255
13256       // First cast everything to the right type.
13257       Op0 = DAG.getNode(ISD::BITCAST, dl, MVT::v4i32, Op0);
13258       Op1 = DAG.getNode(ISD::BITCAST, dl, MVT::v4i32, Op1);
13259
13260       // Since SSE has no unsigned integer comparisons, we need to flip the sign
13261       // bits of the inputs before performing those operations. The lower
13262       // compare is always unsigned.
13263       SDValue SB;
13264       if (FlipSigns) {
13265         SB = DAG.getConstant(0x80000000U, MVT::v4i32);
13266       } else {
13267         SDValue Sign = DAG.getConstant(0x80000000U, MVT::i32);
13268         SDValue Zero = DAG.getConstant(0x00000000U, MVT::i32);
13269         SB = DAG.getNode(ISD::BUILD_VECTOR, dl, MVT::v4i32,
13270                          Sign, Zero, Sign, Zero);
13271       }
13272       Op0 = DAG.getNode(ISD::XOR, dl, MVT::v4i32, Op0, SB);
13273       Op1 = DAG.getNode(ISD::XOR, dl, MVT::v4i32, Op1, SB);
13274
13275       // Emulate PCMPGTQ with (hi1 > hi2) | ((hi1 == hi2) & (lo1 > lo2))
13276       SDValue GT = DAG.getNode(X86ISD::PCMPGT, dl, MVT::v4i32, Op0, Op1);
13277       SDValue EQ = DAG.getNode(X86ISD::PCMPEQ, dl, MVT::v4i32, Op0, Op1);
13278
13279       // Create masks for only the low parts/high parts of the 64 bit integers.
13280       static const int MaskHi[] = { 1, 1, 3, 3 };
13281       static const int MaskLo[] = { 0, 0, 2, 2 };
13282       SDValue EQHi = DAG.getVectorShuffle(MVT::v4i32, dl, EQ, EQ, MaskHi);
13283       SDValue GTLo = DAG.getVectorShuffle(MVT::v4i32, dl, GT, GT, MaskLo);
13284       SDValue GTHi = DAG.getVectorShuffle(MVT::v4i32, dl, GT, GT, MaskHi);
13285
13286       SDValue Result = DAG.getNode(ISD::AND, dl, MVT::v4i32, EQHi, GTLo);
13287       Result = DAG.getNode(ISD::OR, dl, MVT::v4i32, Result, GTHi);
13288
13289       if (Invert)
13290         Result = DAG.getNOT(dl, Result, MVT::v4i32);
13291
13292       return DAG.getNode(ISD::BITCAST, dl, VT, Result);
13293     }
13294
13295     if (Opc == X86ISD::PCMPEQ && !Subtarget->hasSSE41()) {
13296       // If pcmpeqq is missing but pcmpeqd is available synthesize pcmpeqq with
13297       // pcmpeqd + pshufd + pand.
13298       assert(Subtarget->hasSSE2() && !FlipSigns && "Don't know how to lower!");
13299
13300       // First cast everything to the right type.
13301       Op0 = DAG.getNode(ISD::BITCAST, dl, MVT::v4i32, Op0);
13302       Op1 = DAG.getNode(ISD::BITCAST, dl, MVT::v4i32, Op1);
13303
13304       // Do the compare.
13305       SDValue Result = DAG.getNode(Opc, dl, MVT::v4i32, Op0, Op1);
13306
13307       // Make sure the lower and upper halves are both all-ones.
13308       static const int Mask[] = { 1, 0, 3, 2 };
13309       SDValue Shuf = DAG.getVectorShuffle(MVT::v4i32, dl, Result, Result, Mask);
13310       Result = DAG.getNode(ISD::AND, dl, MVT::v4i32, Result, Shuf);
13311
13312       if (Invert)
13313         Result = DAG.getNOT(dl, Result, MVT::v4i32);
13314
13315       return DAG.getNode(ISD::BITCAST, dl, VT, Result);
13316     }
13317   }
13318
13319   // Since SSE has no unsigned integer comparisons, we need to flip the sign
13320   // bits of the inputs before performing those operations.
13321   if (FlipSigns) {
13322     EVT EltVT = VT.getVectorElementType();
13323     SDValue SB = DAG.getConstant(APInt::getSignBit(EltVT.getSizeInBits()), VT);
13324     Op0 = DAG.getNode(ISD::XOR, dl, VT, Op0, SB);
13325     Op1 = DAG.getNode(ISD::XOR, dl, VT, Op1, SB);
13326   }
13327
13328   SDValue Result = DAG.getNode(Opc, dl, VT, Op0, Op1);
13329
13330   // If the logical-not of the result is required, perform that now.
13331   if (Invert)
13332     Result = DAG.getNOT(dl, Result, VT);
13333
13334   if (MinMax)
13335     Result = DAG.getNode(X86ISD::PCMPEQ, dl, VT, Op0, Result);
13336
13337   if (Subus)
13338     Result = DAG.getNode(X86ISD::PCMPEQ, dl, VT, Result,
13339                          getZeroVector(VT, Subtarget, DAG, dl));
13340
13341   return Result;
13342 }
13343
13344 SDValue X86TargetLowering::LowerSETCC(SDValue Op, SelectionDAG &DAG) const {
13345
13346   MVT VT = Op.getSimpleValueType();
13347
13348   if (VT.isVector()) return LowerVSETCC(Op, Subtarget, DAG);
13349
13350   assert(((!Subtarget->hasAVX512() && VT == MVT::i8) || (VT == MVT::i1))
13351          && "SetCC type must be 8-bit or 1-bit integer");
13352   SDValue Op0 = Op.getOperand(0);
13353   SDValue Op1 = Op.getOperand(1);
13354   SDLoc dl(Op);
13355   ISD::CondCode CC = cast<CondCodeSDNode>(Op.getOperand(2))->get();
13356
13357   // Optimize to BT if possible.
13358   // Lower (X & (1 << N)) == 0 to BT(X, N).
13359   // Lower ((X >>u N) & 1) != 0 to BT(X, N).
13360   // Lower ((X >>s N) & 1) != 0 to BT(X, N).
13361   if (Op0.getOpcode() == ISD::AND && Op0.hasOneUse() &&
13362       Op1.getOpcode() == ISD::Constant &&
13363       cast<ConstantSDNode>(Op1)->isNullValue() &&
13364       (CC == ISD::SETEQ || CC == ISD::SETNE)) {
13365     SDValue NewSetCC = LowerToBT(Op0, CC, dl, DAG);
13366     if (NewSetCC.getNode())
13367       return NewSetCC;
13368   }
13369
13370   // Look for X == 0, X == 1, X != 0, or X != 1.  We can simplify some forms of
13371   // these.
13372   if (Op1.getOpcode() == ISD::Constant &&
13373       (cast<ConstantSDNode>(Op1)->getZExtValue() == 1 ||
13374        cast<ConstantSDNode>(Op1)->isNullValue()) &&
13375       (CC == ISD::SETEQ || CC == ISD::SETNE)) {
13376
13377     // If the input is a setcc, then reuse the input setcc or use a new one with
13378     // the inverted condition.
13379     if (Op0.getOpcode() == X86ISD::SETCC) {
13380       X86::CondCode CCode = (X86::CondCode)Op0.getConstantOperandVal(0);
13381       bool Invert = (CC == ISD::SETNE) ^
13382         cast<ConstantSDNode>(Op1)->isNullValue();
13383       if (!Invert)
13384         return Op0;
13385
13386       CCode = X86::GetOppositeBranchCondition(CCode);
13387       SDValue SetCC = DAG.getNode(X86ISD::SETCC, dl, MVT::i8,
13388                                   DAG.getConstant(CCode, MVT::i8),
13389                                   Op0.getOperand(1));
13390       if (VT == MVT::i1)
13391         return DAG.getNode(ISD::TRUNCATE, dl, MVT::i1, SetCC);
13392       return SetCC;
13393     }
13394   }
13395   if ((Op0.getValueType() == MVT::i1) && (Op1.getOpcode() == ISD::Constant) &&
13396       (cast<ConstantSDNode>(Op1)->getZExtValue() == 1) &&
13397       (CC == ISD::SETEQ || CC == ISD::SETNE)) {
13398
13399     ISD::CondCode NewCC = ISD::getSetCCInverse(CC, true);
13400     return DAG.getSetCC(dl, VT, Op0, DAG.getConstant(0, MVT::i1), NewCC);
13401   }
13402
13403   bool isFP = Op1.getSimpleValueType().isFloatingPoint();
13404   unsigned X86CC = TranslateX86CC(CC, isFP, Op0, Op1, DAG);
13405   if (X86CC == X86::COND_INVALID)
13406     return SDValue();
13407
13408   SDValue EFLAGS = EmitCmp(Op0, Op1, X86CC, dl, DAG);
13409   EFLAGS = ConvertCmpIfNecessary(EFLAGS, DAG);
13410   SDValue SetCC = DAG.getNode(X86ISD::SETCC, dl, MVT::i8,
13411                               DAG.getConstant(X86CC, MVT::i8), EFLAGS);
13412   if (VT == MVT::i1)
13413     return DAG.getNode(ISD::TRUNCATE, dl, MVT::i1, SetCC);
13414   return SetCC;
13415 }
13416
13417 // isX86LogicalCmp - Return true if opcode is a X86 logical comparison.
13418 static bool isX86LogicalCmp(SDValue Op) {
13419   unsigned Opc = Op.getNode()->getOpcode();
13420   if (Opc == X86ISD::CMP || Opc == X86ISD::COMI || Opc == X86ISD::UCOMI ||
13421       Opc == X86ISD::SAHF)
13422     return true;
13423   if (Op.getResNo() == 1 &&
13424       (Opc == X86ISD::ADD ||
13425        Opc == X86ISD::SUB ||
13426        Opc == X86ISD::ADC ||
13427        Opc == X86ISD::SBB ||
13428        Opc == X86ISD::SMUL ||
13429        Opc == X86ISD::UMUL ||
13430        Opc == X86ISD::INC ||
13431        Opc == X86ISD::DEC ||
13432        Opc == X86ISD::OR ||
13433        Opc == X86ISD::XOR ||
13434        Opc == X86ISD::AND))
13435     return true;
13436
13437   if (Op.getResNo() == 2 && Opc == X86ISD::UMUL)
13438     return true;
13439
13440   return false;
13441 }
13442
13443 static bool isTruncWithZeroHighBitsInput(SDValue V, SelectionDAG &DAG) {
13444   if (V.getOpcode() != ISD::TRUNCATE)
13445     return false;
13446
13447   SDValue VOp0 = V.getOperand(0);
13448   unsigned InBits = VOp0.getValueSizeInBits();
13449   unsigned Bits = V.getValueSizeInBits();
13450   return DAG.MaskedValueIsZero(VOp0, APInt::getHighBitsSet(InBits,InBits-Bits));
13451 }
13452
13453 SDValue X86TargetLowering::LowerSELECT(SDValue Op, SelectionDAG &DAG) const {
13454   bool addTest = true;
13455   SDValue Cond  = Op.getOperand(0);
13456   SDValue Op1 = Op.getOperand(1);
13457   SDValue Op2 = Op.getOperand(2);
13458   SDLoc DL(Op);
13459   EVT VT = Op1.getValueType();
13460   SDValue CC;
13461
13462   // Lower fp selects into a CMP/AND/ANDN/OR sequence when the necessary SSE ops
13463   // are available. Otherwise fp cmovs get lowered into a less efficient branch
13464   // sequence later on.
13465   if (Cond.getOpcode() == ISD::SETCC &&
13466       ((Subtarget->hasSSE2() && (VT == MVT::f32 || VT == MVT::f64)) ||
13467        (Subtarget->hasSSE1() && VT == MVT::f32)) &&
13468       VT == Cond.getOperand(0).getValueType() && Cond->hasOneUse()) {
13469     SDValue CondOp0 = Cond.getOperand(0), CondOp1 = Cond.getOperand(1);
13470     int SSECC = translateX86FSETCC(
13471         cast<CondCodeSDNode>(Cond.getOperand(2))->get(), CondOp0, CondOp1);
13472
13473     if (SSECC != 8) {
13474       if (Subtarget->hasAVX512()) {
13475         SDValue Cmp = DAG.getNode(X86ISD::FSETCC, DL, MVT::i1, CondOp0, CondOp1,
13476                                   DAG.getConstant(SSECC, MVT::i8));
13477         return DAG.getNode(X86ISD::SELECT, DL, VT, Cmp, Op1, Op2);
13478       }
13479       SDValue Cmp = DAG.getNode(X86ISD::FSETCC, DL, VT, CondOp0, CondOp1,
13480                                 DAG.getConstant(SSECC, MVT::i8));
13481       SDValue AndN = DAG.getNode(X86ISD::FANDN, DL, VT, Cmp, Op2);
13482       SDValue And = DAG.getNode(X86ISD::FAND, DL, VT, Cmp, Op1);
13483       return DAG.getNode(X86ISD::FOR, DL, VT, AndN, And);
13484     }
13485   }
13486
13487   if (Cond.getOpcode() == ISD::SETCC) {
13488     SDValue NewCond = LowerSETCC(Cond, DAG);
13489     if (NewCond.getNode())
13490       Cond = NewCond;
13491   }
13492
13493   // (select (x == 0), -1, y) -> (sign_bit (x - 1)) | y
13494   // (select (x == 0), y, -1) -> ~(sign_bit (x - 1)) | y
13495   // (select (x != 0), y, -1) -> (sign_bit (x - 1)) | y
13496   // (select (x != 0), -1, y) -> ~(sign_bit (x - 1)) | y
13497   if (Cond.getOpcode() == X86ISD::SETCC &&
13498       Cond.getOperand(1).getOpcode() == X86ISD::CMP &&
13499       isZero(Cond.getOperand(1).getOperand(1))) {
13500     SDValue Cmp = Cond.getOperand(1);
13501
13502     unsigned CondCode =cast<ConstantSDNode>(Cond.getOperand(0))->getZExtValue();
13503
13504     if ((isAllOnes(Op1) || isAllOnes(Op2)) &&
13505         (CondCode == X86::COND_E || CondCode == X86::COND_NE)) {
13506       SDValue Y = isAllOnes(Op2) ? Op1 : Op2;
13507
13508       SDValue CmpOp0 = Cmp.getOperand(0);
13509       // Apply further optimizations for special cases
13510       // (select (x != 0), -1, 0) -> neg & sbb
13511       // (select (x == 0), 0, -1) -> neg & sbb
13512       if (ConstantSDNode *YC = dyn_cast<ConstantSDNode>(Y))
13513         if (YC->isNullValue() &&
13514             (isAllOnes(Op1) == (CondCode == X86::COND_NE))) {
13515           SDVTList VTs = DAG.getVTList(CmpOp0.getValueType(), MVT::i32);
13516           SDValue Neg = DAG.getNode(X86ISD::SUB, DL, VTs,
13517                                     DAG.getConstant(0, CmpOp0.getValueType()),
13518                                     CmpOp0);
13519           SDValue Res = DAG.getNode(X86ISD::SETCC_CARRY, DL, Op.getValueType(),
13520                                     DAG.getConstant(X86::COND_B, MVT::i8),
13521                                     SDValue(Neg.getNode(), 1));
13522           return Res;
13523         }
13524
13525       Cmp = DAG.getNode(X86ISD::CMP, DL, MVT::i32,
13526                         CmpOp0, DAG.getConstant(1, CmpOp0.getValueType()));
13527       Cmp = ConvertCmpIfNecessary(Cmp, DAG);
13528
13529       SDValue Res =   // Res = 0 or -1.
13530         DAG.getNode(X86ISD::SETCC_CARRY, DL, Op.getValueType(),
13531                     DAG.getConstant(X86::COND_B, MVT::i8), Cmp);
13532
13533       if (isAllOnes(Op1) != (CondCode == X86::COND_E))
13534         Res = DAG.getNOT(DL, Res, Res.getValueType());
13535
13536       ConstantSDNode *N2C = dyn_cast<ConstantSDNode>(Op2);
13537       if (!N2C || !N2C->isNullValue())
13538         Res = DAG.getNode(ISD::OR, DL, Res.getValueType(), Res, Y);
13539       return Res;
13540     }
13541   }
13542
13543   // Look past (and (setcc_carry (cmp ...)), 1).
13544   if (Cond.getOpcode() == ISD::AND &&
13545       Cond.getOperand(0).getOpcode() == X86ISD::SETCC_CARRY) {
13546     ConstantSDNode *C = dyn_cast<ConstantSDNode>(Cond.getOperand(1));
13547     if (C && C->getAPIntValue() == 1)
13548       Cond = Cond.getOperand(0);
13549   }
13550
13551   // If condition flag is set by a X86ISD::CMP, then use it as the condition
13552   // setting operand in place of the X86ISD::SETCC.
13553   unsigned CondOpcode = Cond.getOpcode();
13554   if (CondOpcode == X86ISD::SETCC ||
13555       CondOpcode == X86ISD::SETCC_CARRY) {
13556     CC = Cond.getOperand(0);
13557
13558     SDValue Cmp = Cond.getOperand(1);
13559     unsigned Opc = Cmp.getOpcode();
13560     MVT VT = Op.getSimpleValueType();
13561
13562     bool IllegalFPCMov = false;
13563     if (VT.isFloatingPoint() && !VT.isVector() &&
13564         !isScalarFPTypeInSSEReg(VT))  // FPStack?
13565       IllegalFPCMov = !hasFPCMov(cast<ConstantSDNode>(CC)->getSExtValue());
13566
13567     if ((isX86LogicalCmp(Cmp) && !IllegalFPCMov) ||
13568         Opc == X86ISD::BT) { // FIXME
13569       Cond = Cmp;
13570       addTest = false;
13571     }
13572   } else if (CondOpcode == ISD::USUBO || CondOpcode == ISD::SSUBO ||
13573              CondOpcode == ISD::UADDO || CondOpcode == ISD::SADDO ||
13574              ((CondOpcode == ISD::UMULO || CondOpcode == ISD::SMULO) &&
13575               Cond.getOperand(0).getValueType() != MVT::i8)) {
13576     SDValue LHS = Cond.getOperand(0);
13577     SDValue RHS = Cond.getOperand(1);
13578     unsigned X86Opcode;
13579     unsigned X86Cond;
13580     SDVTList VTs;
13581     switch (CondOpcode) {
13582     case ISD::UADDO: X86Opcode = X86ISD::ADD; X86Cond = X86::COND_B; break;
13583     case ISD::SADDO: X86Opcode = X86ISD::ADD; X86Cond = X86::COND_O; break;
13584     case ISD::USUBO: X86Opcode = X86ISD::SUB; X86Cond = X86::COND_B; break;
13585     case ISD::SSUBO: X86Opcode = X86ISD::SUB; X86Cond = X86::COND_O; break;
13586     case ISD::UMULO: X86Opcode = X86ISD::UMUL; X86Cond = X86::COND_O; break;
13587     case ISD::SMULO: X86Opcode = X86ISD::SMUL; X86Cond = X86::COND_O; break;
13588     default: llvm_unreachable("unexpected overflowing operator");
13589     }
13590     if (CondOpcode == ISD::UMULO)
13591       VTs = DAG.getVTList(LHS.getValueType(), LHS.getValueType(),
13592                           MVT::i32);
13593     else
13594       VTs = DAG.getVTList(LHS.getValueType(), MVT::i32);
13595
13596     SDValue X86Op = DAG.getNode(X86Opcode, DL, VTs, LHS, RHS);
13597
13598     if (CondOpcode == ISD::UMULO)
13599       Cond = X86Op.getValue(2);
13600     else
13601       Cond = X86Op.getValue(1);
13602
13603     CC = DAG.getConstant(X86Cond, MVT::i8);
13604     addTest = false;
13605   }
13606
13607   if (addTest) {
13608     // Look pass the truncate if the high bits are known zero.
13609     if (isTruncWithZeroHighBitsInput(Cond, DAG))
13610         Cond = Cond.getOperand(0);
13611
13612     // We know the result of AND is compared against zero. Try to match
13613     // it to BT.
13614     if (Cond.getOpcode() == ISD::AND && Cond.hasOneUse()) {
13615       SDValue NewSetCC = LowerToBT(Cond, ISD::SETNE, DL, DAG);
13616       if (NewSetCC.getNode()) {
13617         CC = NewSetCC.getOperand(0);
13618         Cond = NewSetCC.getOperand(1);
13619         addTest = false;
13620       }
13621     }
13622   }
13623
13624   if (addTest) {
13625     CC = DAG.getConstant(X86::COND_NE, MVT::i8);
13626     Cond = EmitTest(Cond, X86::COND_NE, DL, DAG);
13627   }
13628
13629   // a <  b ? -1 :  0 -> RES = ~setcc_carry
13630   // a <  b ?  0 : -1 -> RES = setcc_carry
13631   // a >= b ? -1 :  0 -> RES = setcc_carry
13632   // a >= b ?  0 : -1 -> RES = ~setcc_carry
13633   if (Cond.getOpcode() == X86ISD::SUB) {
13634     Cond = ConvertCmpIfNecessary(Cond, DAG);
13635     unsigned CondCode = cast<ConstantSDNode>(CC)->getZExtValue();
13636
13637     if ((CondCode == X86::COND_AE || CondCode == X86::COND_B) &&
13638         (isAllOnes(Op1) || isAllOnes(Op2)) && (isZero(Op1) || isZero(Op2))) {
13639       SDValue Res = DAG.getNode(X86ISD::SETCC_CARRY, DL, Op.getValueType(),
13640                                 DAG.getConstant(X86::COND_B, MVT::i8), Cond);
13641       if (isAllOnes(Op1) != (CondCode == X86::COND_B))
13642         return DAG.getNOT(DL, Res, Res.getValueType());
13643       return Res;
13644     }
13645   }
13646
13647   // X86 doesn't have an i8 cmov. If both operands are the result of a truncate
13648   // widen the cmov and push the truncate through. This avoids introducing a new
13649   // branch during isel and doesn't add any extensions.
13650   if (Op.getValueType() == MVT::i8 &&
13651       Op1.getOpcode() == ISD::TRUNCATE && Op2.getOpcode() == ISD::TRUNCATE) {
13652     SDValue T1 = Op1.getOperand(0), T2 = Op2.getOperand(0);
13653     if (T1.getValueType() == T2.getValueType() &&
13654         // Blacklist CopyFromReg to avoid partial register stalls.
13655         T1.getOpcode() != ISD::CopyFromReg && T2.getOpcode()!=ISD::CopyFromReg){
13656       SDVTList VTs = DAG.getVTList(T1.getValueType(), MVT::Glue);
13657       SDValue Cmov = DAG.getNode(X86ISD::CMOV, DL, VTs, T2, T1, CC, Cond);
13658       return DAG.getNode(ISD::TRUNCATE, DL, Op.getValueType(), Cmov);
13659     }
13660   }
13661
13662   // X86ISD::CMOV means set the result (which is operand 1) to the RHS if
13663   // condition is true.
13664   SDVTList VTs = DAG.getVTList(Op.getValueType(), MVT::Glue);
13665   SDValue Ops[] = { Op2, Op1, CC, Cond };
13666   return DAG.getNode(X86ISD::CMOV, DL, VTs, Ops);
13667 }
13668
13669 static SDValue LowerSIGN_EXTEND_AVX512(SDValue Op, SelectionDAG &DAG) {
13670   MVT VT = Op->getSimpleValueType(0);
13671   SDValue In = Op->getOperand(0);
13672   MVT InVT = In.getSimpleValueType();
13673   SDLoc dl(Op);
13674
13675   unsigned int NumElts = VT.getVectorNumElements();
13676   if (NumElts != 8 && NumElts != 16)
13677     return SDValue();
13678
13679   if (VT.is512BitVector() && InVT.getVectorElementType() != MVT::i1)
13680     return DAG.getNode(X86ISD::VSEXT, dl, VT, In);
13681
13682   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
13683   assert (InVT.getVectorElementType() == MVT::i1 && "Unexpected vector type");
13684
13685   MVT ExtVT = (NumElts == 8) ? MVT::v8i64 : MVT::v16i32;
13686   Constant *C = ConstantInt::get(*DAG.getContext(),
13687     APInt::getAllOnesValue(ExtVT.getScalarType().getSizeInBits()));
13688
13689   SDValue CP = DAG.getConstantPool(C, TLI.getPointerTy());
13690   unsigned Alignment = cast<ConstantPoolSDNode>(CP)->getAlignment();
13691   SDValue Ld = DAG.getLoad(ExtVT.getScalarType(), dl, DAG.getEntryNode(), CP,
13692                           MachinePointerInfo::getConstantPool(),
13693                           false, false, false, Alignment);
13694   SDValue Brcst = DAG.getNode(X86ISD::VBROADCASTM, dl, ExtVT, In, Ld);
13695   if (VT.is512BitVector())
13696     return Brcst;
13697   return DAG.getNode(X86ISD::VTRUNC, dl, VT, Brcst);
13698 }
13699
13700 static SDValue LowerSIGN_EXTEND(SDValue Op, const X86Subtarget *Subtarget,
13701                                 SelectionDAG &DAG) {
13702   MVT VT = Op->getSimpleValueType(0);
13703   SDValue In = Op->getOperand(0);
13704   MVT InVT = In.getSimpleValueType();
13705   SDLoc dl(Op);
13706
13707   if (VT.is512BitVector() || InVT.getVectorElementType() == MVT::i1)
13708     return LowerSIGN_EXTEND_AVX512(Op, DAG);
13709
13710   if ((VT != MVT::v4i64 || InVT != MVT::v4i32) &&
13711       (VT != MVT::v8i32 || InVT != MVT::v8i16) &&
13712       (VT != MVT::v16i16 || InVT != MVT::v16i8))
13713     return SDValue();
13714
13715   if (Subtarget->hasInt256())
13716     return DAG.getNode(X86ISD::VSEXT, dl, VT, In);
13717
13718   // Optimize vectors in AVX mode
13719   // Sign extend  v8i16 to v8i32 and
13720   //              v4i32 to v4i64
13721   //
13722   // Divide input vector into two parts
13723   // for v4i32 the shuffle mask will be { 0, 1, -1, -1} {2, 3, -1, -1}
13724   // use vpmovsx instruction to extend v4i32 -> v2i64; v8i16 -> v4i32
13725   // concat the vectors to original VT
13726
13727   unsigned NumElems = InVT.getVectorNumElements();
13728   SDValue Undef = DAG.getUNDEF(InVT);
13729
13730   SmallVector<int,8> ShufMask1(NumElems, -1);
13731   for (unsigned i = 0; i != NumElems/2; ++i)
13732     ShufMask1[i] = i;
13733
13734   SDValue OpLo = DAG.getVectorShuffle(InVT, dl, In, Undef, &ShufMask1[0]);
13735
13736   SmallVector<int,8> ShufMask2(NumElems, -1);
13737   for (unsigned i = 0; i != NumElems/2; ++i)
13738     ShufMask2[i] = i + NumElems/2;
13739
13740   SDValue OpHi = DAG.getVectorShuffle(InVT, dl, In, Undef, &ShufMask2[0]);
13741
13742   MVT HalfVT = MVT::getVectorVT(VT.getScalarType(),
13743                                 VT.getVectorNumElements()/2);
13744
13745   OpLo = DAG.getNode(X86ISD::VSEXT, dl, HalfVT, OpLo);
13746   OpHi = DAG.getNode(X86ISD::VSEXT, dl, HalfVT, OpHi);
13747
13748   return DAG.getNode(ISD::CONCAT_VECTORS, dl, VT, OpLo, OpHi);
13749 }
13750
13751 // Lower vector extended loads using a shuffle. If SSSE3 is not available we
13752 // may emit an illegal shuffle but the expansion is still better than scalar
13753 // code. We generate X86ISD::VSEXT for SEXTLOADs if it's available, otherwise
13754 // we'll emit a shuffle and a arithmetic shift.
13755 // TODO: It is possible to support ZExt by zeroing the undef values during
13756 // the shuffle phase or after the shuffle.
13757 static SDValue LowerExtendedLoad(SDValue Op, const X86Subtarget *Subtarget,
13758                                  SelectionDAG &DAG) {
13759   MVT RegVT = Op.getSimpleValueType();
13760   assert(RegVT.isVector() && "We only custom lower vector sext loads.");
13761   assert(RegVT.isInteger() &&
13762          "We only custom lower integer vector sext loads.");
13763
13764   // Nothing useful we can do without SSE2 shuffles.
13765   assert(Subtarget->hasSSE2() && "We only custom lower sext loads with SSE2.");
13766
13767   LoadSDNode *Ld = cast<LoadSDNode>(Op.getNode());
13768   SDLoc dl(Ld);
13769   EVT MemVT = Ld->getMemoryVT();
13770   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
13771   unsigned RegSz = RegVT.getSizeInBits();
13772
13773   ISD::LoadExtType Ext = Ld->getExtensionType();
13774
13775   assert((Ext == ISD::EXTLOAD || Ext == ISD::SEXTLOAD)
13776          && "Only anyext and sext are currently implemented.");
13777   assert(MemVT != RegVT && "Cannot extend to the same type");
13778   assert(MemVT.isVector() && "Must load a vector from memory");
13779
13780   unsigned NumElems = RegVT.getVectorNumElements();
13781   unsigned MemSz = MemVT.getSizeInBits();
13782   assert(RegSz > MemSz && "Register size must be greater than the mem size");
13783
13784   if (Ext == ISD::SEXTLOAD && RegSz == 256 && !Subtarget->hasInt256()) {
13785     // The only way in which we have a legal 256-bit vector result but not the
13786     // integer 256-bit operations needed to directly lower a sextload is if we
13787     // have AVX1 but not AVX2. In that case, we can always emit a sextload to
13788     // a 128-bit vector and a normal sign_extend to 256-bits that should get
13789     // correctly legalized. We do this late to allow the canonical form of
13790     // sextload to persist throughout the rest of the DAG combiner -- it wants
13791     // to fold together any extensions it can, and so will fuse a sign_extend
13792     // of an sextload into a sextload targeting a wider value.
13793     SDValue Load;
13794     if (MemSz == 128) {
13795       // Just switch this to a normal load.
13796       assert(TLI.isTypeLegal(MemVT) && "If the memory type is a 128-bit type, "
13797                                        "it must be a legal 128-bit vector "
13798                                        "type!");
13799       Load = DAG.getLoad(MemVT, dl, Ld->getChain(), Ld->getBasePtr(),
13800                   Ld->getPointerInfo(), Ld->isVolatile(), Ld->isNonTemporal(),
13801                   Ld->isInvariant(), Ld->getAlignment());
13802     } else {
13803       assert(MemSz < 128 &&
13804              "Can't extend a type wider than 128 bits to a 256 bit vector!");
13805       // Do an sext load to a 128-bit vector type. We want to use the same
13806       // number of elements, but elements half as wide. This will end up being
13807       // recursively lowered by this routine, but will succeed as we definitely
13808       // have all the necessary features if we're using AVX1.
13809       EVT HalfEltVT =
13810           EVT::getIntegerVT(*DAG.getContext(), RegVT.getScalarSizeInBits() / 2);
13811       EVT HalfVecVT = EVT::getVectorVT(*DAG.getContext(), HalfEltVT, NumElems);
13812       Load =
13813           DAG.getExtLoad(Ext, dl, HalfVecVT, Ld->getChain(), Ld->getBasePtr(),
13814                          Ld->getPointerInfo(), MemVT, Ld->isVolatile(),
13815                          Ld->isNonTemporal(), Ld->isInvariant(),
13816                          Ld->getAlignment());
13817     }
13818
13819     // Replace chain users with the new chain.
13820     assert(Load->getNumValues() == 2 && "Loads must carry a chain!");
13821     DAG.ReplaceAllUsesOfValueWith(SDValue(Ld, 1), Load.getValue(1));
13822
13823     // Finally, do a normal sign-extend to the desired register.
13824     return DAG.getSExtOrTrunc(Load, dl, RegVT);
13825   }
13826
13827   // All sizes must be a power of two.
13828   assert(isPowerOf2_32(RegSz * MemSz * NumElems) &&
13829          "Non-power-of-two elements are not custom lowered!");
13830
13831   // Attempt to load the original value using scalar loads.
13832   // Find the largest scalar type that divides the total loaded size.
13833   MVT SclrLoadTy = MVT::i8;
13834   for (unsigned tp = MVT::FIRST_INTEGER_VALUETYPE;
13835        tp < MVT::LAST_INTEGER_VALUETYPE; ++tp) {
13836     MVT Tp = (MVT::SimpleValueType)tp;
13837     if (TLI.isTypeLegal(Tp) && ((MemSz % Tp.getSizeInBits()) == 0)) {
13838       SclrLoadTy = Tp;
13839     }
13840   }
13841
13842   // On 32bit systems, we can't save 64bit integers. Try bitcasting to F64.
13843   if (TLI.isTypeLegal(MVT::f64) && SclrLoadTy.getSizeInBits() < 64 &&
13844       (64 <= MemSz))
13845     SclrLoadTy = MVT::f64;
13846
13847   // Calculate the number of scalar loads that we need to perform
13848   // in order to load our vector from memory.
13849   unsigned NumLoads = MemSz / SclrLoadTy.getSizeInBits();
13850
13851   assert((Ext != ISD::SEXTLOAD || NumLoads == 1) &&
13852          "Can only lower sext loads with a single scalar load!");
13853
13854   unsigned loadRegZize = RegSz;
13855   if (Ext == ISD::SEXTLOAD && RegSz == 256)
13856     loadRegZize /= 2;
13857
13858   // Represent our vector as a sequence of elements which are the
13859   // largest scalar that we can load.
13860   EVT LoadUnitVecVT = EVT::getVectorVT(
13861       *DAG.getContext(), SclrLoadTy, loadRegZize / SclrLoadTy.getSizeInBits());
13862
13863   // Represent the data using the same element type that is stored in
13864   // memory. In practice, we ''widen'' MemVT.
13865   EVT WideVecVT =
13866       EVT::getVectorVT(*DAG.getContext(), MemVT.getScalarType(),
13867                        loadRegZize / MemVT.getScalarType().getSizeInBits());
13868
13869   assert(WideVecVT.getSizeInBits() == LoadUnitVecVT.getSizeInBits() &&
13870          "Invalid vector type");
13871
13872   // We can't shuffle using an illegal type.
13873   assert(TLI.isTypeLegal(WideVecVT) &&
13874          "We only lower types that form legal widened vector types");
13875
13876   SmallVector<SDValue, 8> Chains;
13877   SDValue Ptr = Ld->getBasePtr();
13878   SDValue Increment =
13879       DAG.getConstant(SclrLoadTy.getSizeInBits() / 8, TLI.getPointerTy());
13880   SDValue Res = DAG.getUNDEF(LoadUnitVecVT);
13881
13882   for (unsigned i = 0; i < NumLoads; ++i) {
13883     // Perform a single load.
13884     SDValue ScalarLoad =
13885         DAG.getLoad(SclrLoadTy, dl, Ld->getChain(), Ptr, Ld->getPointerInfo(),
13886                     Ld->isVolatile(), Ld->isNonTemporal(), Ld->isInvariant(),
13887                     Ld->getAlignment());
13888     Chains.push_back(ScalarLoad.getValue(1));
13889     // Create the first element type using SCALAR_TO_VECTOR in order to avoid
13890     // another round of DAGCombining.
13891     if (i == 0)
13892       Res = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, LoadUnitVecVT, ScalarLoad);
13893     else
13894       Res = DAG.getNode(ISD::INSERT_VECTOR_ELT, dl, LoadUnitVecVT, Res,
13895                         ScalarLoad, DAG.getIntPtrConstant(i));
13896
13897     Ptr = DAG.getNode(ISD::ADD, dl, Ptr.getValueType(), Ptr, Increment);
13898   }
13899
13900   SDValue TF = DAG.getNode(ISD::TokenFactor, dl, MVT::Other, Chains);
13901
13902   // Bitcast the loaded value to a vector of the original element type, in
13903   // the size of the target vector type.
13904   SDValue SlicedVec = DAG.getNode(ISD::BITCAST, dl, WideVecVT, Res);
13905   unsigned SizeRatio = RegSz / MemSz;
13906
13907   if (Ext == ISD::SEXTLOAD) {
13908     // If we have SSE4.1, we can directly emit a VSEXT node.
13909     if (Subtarget->hasSSE41()) {
13910       SDValue Sext = DAG.getNode(X86ISD::VSEXT, dl, RegVT, SlicedVec);
13911       DAG.ReplaceAllUsesOfValueWith(SDValue(Ld, 1), TF);
13912       return Sext;
13913     }
13914
13915     // Otherwise we'll shuffle the small elements in the high bits of the
13916     // larger type and perform an arithmetic shift. If the shift is not legal
13917     // it's better to scalarize.
13918     assert(TLI.isOperationLegalOrCustom(ISD::SRA, RegVT) &&
13919            "We can't implement a sext load without an arithmetic right shift!");
13920
13921     // Redistribute the loaded elements into the different locations.
13922     SmallVector<int, 16> ShuffleVec(NumElems * SizeRatio, -1);
13923     for (unsigned i = 0; i != NumElems; ++i)
13924       ShuffleVec[i * SizeRatio + SizeRatio - 1] = i;
13925
13926     SDValue Shuff = DAG.getVectorShuffle(
13927         WideVecVT, dl, SlicedVec, DAG.getUNDEF(WideVecVT), &ShuffleVec[0]);
13928
13929     Shuff = DAG.getNode(ISD::BITCAST, dl, RegVT, Shuff);
13930
13931     // Build the arithmetic shift.
13932     unsigned Amt = RegVT.getVectorElementType().getSizeInBits() -
13933                    MemVT.getVectorElementType().getSizeInBits();
13934     Shuff =
13935         DAG.getNode(ISD::SRA, dl, RegVT, Shuff, DAG.getConstant(Amt, RegVT));
13936
13937     DAG.ReplaceAllUsesOfValueWith(SDValue(Ld, 1), TF);
13938     return Shuff;
13939   }
13940
13941   // Redistribute the loaded elements into the different locations.
13942   SmallVector<int, 16> ShuffleVec(NumElems * SizeRatio, -1);
13943   for (unsigned i = 0; i != NumElems; ++i)
13944     ShuffleVec[i * SizeRatio] = i;
13945
13946   SDValue Shuff = DAG.getVectorShuffle(WideVecVT, dl, SlicedVec,
13947                                        DAG.getUNDEF(WideVecVT), &ShuffleVec[0]);
13948
13949   // Bitcast to the requested type.
13950   Shuff = DAG.getNode(ISD::BITCAST, dl, RegVT, Shuff);
13951   DAG.ReplaceAllUsesOfValueWith(SDValue(Ld, 1), TF);
13952   return Shuff;
13953 }
13954
13955 // isAndOrOfSingleUseSetCCs - Return true if node is an ISD::AND or
13956 // ISD::OR of two X86ISD::SETCC nodes each of which has no other use apart
13957 // from the AND / OR.
13958 static bool isAndOrOfSetCCs(SDValue Op, unsigned &Opc) {
13959   Opc = Op.getOpcode();
13960   if (Opc != ISD::OR && Opc != ISD::AND)
13961     return false;
13962   return (Op.getOperand(0).getOpcode() == X86ISD::SETCC &&
13963           Op.getOperand(0).hasOneUse() &&
13964           Op.getOperand(1).getOpcode() == X86ISD::SETCC &&
13965           Op.getOperand(1).hasOneUse());
13966 }
13967
13968 // isXor1OfSetCC - Return true if node is an ISD::XOR of a X86ISD::SETCC and
13969 // 1 and that the SETCC node has a single use.
13970 static bool isXor1OfSetCC(SDValue Op) {
13971   if (Op.getOpcode() != ISD::XOR)
13972     return false;
13973   ConstantSDNode *N1C = dyn_cast<ConstantSDNode>(Op.getOperand(1));
13974   if (N1C && N1C->getAPIntValue() == 1) {
13975     return Op.getOperand(0).getOpcode() == X86ISD::SETCC &&
13976       Op.getOperand(0).hasOneUse();
13977   }
13978   return false;
13979 }
13980
13981 SDValue X86TargetLowering::LowerBRCOND(SDValue Op, SelectionDAG &DAG) const {
13982   bool addTest = true;
13983   SDValue Chain = Op.getOperand(0);
13984   SDValue Cond  = Op.getOperand(1);
13985   SDValue Dest  = Op.getOperand(2);
13986   SDLoc dl(Op);
13987   SDValue CC;
13988   bool Inverted = false;
13989
13990   if (Cond.getOpcode() == ISD::SETCC) {
13991     // Check for setcc([su]{add,sub,mul}o == 0).
13992     if (cast<CondCodeSDNode>(Cond.getOperand(2))->get() == ISD::SETEQ &&
13993         isa<ConstantSDNode>(Cond.getOperand(1)) &&
13994         cast<ConstantSDNode>(Cond.getOperand(1))->isNullValue() &&
13995         Cond.getOperand(0).getResNo() == 1 &&
13996         (Cond.getOperand(0).getOpcode() == ISD::SADDO ||
13997          Cond.getOperand(0).getOpcode() == ISD::UADDO ||
13998          Cond.getOperand(0).getOpcode() == ISD::SSUBO ||
13999          Cond.getOperand(0).getOpcode() == ISD::USUBO ||
14000          Cond.getOperand(0).getOpcode() == ISD::SMULO ||
14001          Cond.getOperand(0).getOpcode() == ISD::UMULO)) {
14002       Inverted = true;
14003       Cond = Cond.getOperand(0);
14004     } else {
14005       SDValue NewCond = LowerSETCC(Cond, DAG);
14006       if (NewCond.getNode())
14007         Cond = NewCond;
14008     }
14009   }
14010 #if 0
14011   // FIXME: LowerXALUO doesn't handle these!!
14012   else if (Cond.getOpcode() == X86ISD::ADD  ||
14013            Cond.getOpcode() == X86ISD::SUB  ||
14014            Cond.getOpcode() == X86ISD::SMUL ||
14015            Cond.getOpcode() == X86ISD::UMUL)
14016     Cond = LowerXALUO(Cond, DAG);
14017 #endif
14018
14019   // Look pass (and (setcc_carry (cmp ...)), 1).
14020   if (Cond.getOpcode() == ISD::AND &&
14021       Cond.getOperand(0).getOpcode() == X86ISD::SETCC_CARRY) {
14022     ConstantSDNode *C = dyn_cast<ConstantSDNode>(Cond.getOperand(1));
14023     if (C && C->getAPIntValue() == 1)
14024       Cond = Cond.getOperand(0);
14025   }
14026
14027   // If condition flag is set by a X86ISD::CMP, then use it as the condition
14028   // setting operand in place of the X86ISD::SETCC.
14029   unsigned CondOpcode = Cond.getOpcode();
14030   if (CondOpcode == X86ISD::SETCC ||
14031       CondOpcode == X86ISD::SETCC_CARRY) {
14032     CC = Cond.getOperand(0);
14033
14034     SDValue Cmp = Cond.getOperand(1);
14035     unsigned Opc = Cmp.getOpcode();
14036     // FIXME: WHY THE SPECIAL CASING OF LogicalCmp??
14037     if (isX86LogicalCmp(Cmp) || Opc == X86ISD::BT) {
14038       Cond = Cmp;
14039       addTest = false;
14040     } else {
14041       switch (cast<ConstantSDNode>(CC)->getZExtValue()) {
14042       default: break;
14043       case X86::COND_O:
14044       case X86::COND_B:
14045         // These can only come from an arithmetic instruction with overflow,
14046         // e.g. SADDO, UADDO.
14047         Cond = Cond.getNode()->getOperand(1);
14048         addTest = false;
14049         break;
14050       }
14051     }
14052   }
14053   CondOpcode = Cond.getOpcode();
14054   if (CondOpcode == ISD::UADDO || CondOpcode == ISD::SADDO ||
14055       CondOpcode == ISD::USUBO || CondOpcode == ISD::SSUBO ||
14056       ((CondOpcode == ISD::UMULO || CondOpcode == ISD::SMULO) &&
14057        Cond.getOperand(0).getValueType() != MVT::i8)) {
14058     SDValue LHS = Cond.getOperand(0);
14059     SDValue RHS = Cond.getOperand(1);
14060     unsigned X86Opcode;
14061     unsigned X86Cond;
14062     SDVTList VTs;
14063     // Keep this in sync with LowerXALUO, otherwise we might create redundant
14064     // instructions that can't be removed afterwards (i.e. X86ISD::ADD and
14065     // X86ISD::INC).
14066     switch (CondOpcode) {
14067     case ISD::UADDO: X86Opcode = X86ISD::ADD; X86Cond = X86::COND_B; break;
14068     case ISD::SADDO:
14069       if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(RHS))
14070         if (C->isOne()) {
14071           X86Opcode = X86ISD::INC; X86Cond = X86::COND_O;
14072           break;
14073         }
14074       X86Opcode = X86ISD::ADD; X86Cond = X86::COND_O; break;
14075     case ISD::USUBO: X86Opcode = X86ISD::SUB; X86Cond = X86::COND_B; break;
14076     case ISD::SSUBO:
14077       if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(RHS))
14078         if (C->isOne()) {
14079           X86Opcode = X86ISD::DEC; X86Cond = X86::COND_O;
14080           break;
14081         }
14082       X86Opcode = X86ISD::SUB; X86Cond = X86::COND_O; break;
14083     case ISD::UMULO: X86Opcode = X86ISD::UMUL; X86Cond = X86::COND_O; break;
14084     case ISD::SMULO: X86Opcode = X86ISD::SMUL; X86Cond = X86::COND_O; break;
14085     default: llvm_unreachable("unexpected overflowing operator");
14086     }
14087     if (Inverted)
14088       X86Cond = X86::GetOppositeBranchCondition((X86::CondCode)X86Cond);
14089     if (CondOpcode == ISD::UMULO)
14090       VTs = DAG.getVTList(LHS.getValueType(), LHS.getValueType(),
14091                           MVT::i32);
14092     else
14093       VTs = DAG.getVTList(LHS.getValueType(), MVT::i32);
14094
14095     SDValue X86Op = DAG.getNode(X86Opcode, dl, VTs, LHS, RHS);
14096
14097     if (CondOpcode == ISD::UMULO)
14098       Cond = X86Op.getValue(2);
14099     else
14100       Cond = X86Op.getValue(1);
14101
14102     CC = DAG.getConstant(X86Cond, MVT::i8);
14103     addTest = false;
14104   } else {
14105     unsigned CondOpc;
14106     if (Cond.hasOneUse() && isAndOrOfSetCCs(Cond, CondOpc)) {
14107       SDValue Cmp = Cond.getOperand(0).getOperand(1);
14108       if (CondOpc == ISD::OR) {
14109         // Also, recognize the pattern generated by an FCMP_UNE. We can emit
14110         // two branches instead of an explicit OR instruction with a
14111         // separate test.
14112         if (Cmp == Cond.getOperand(1).getOperand(1) &&
14113             isX86LogicalCmp(Cmp)) {
14114           CC = Cond.getOperand(0).getOperand(0);
14115           Chain = DAG.getNode(X86ISD::BRCOND, dl, Op.getValueType(),
14116                               Chain, Dest, CC, Cmp);
14117           CC = Cond.getOperand(1).getOperand(0);
14118           Cond = Cmp;
14119           addTest = false;
14120         }
14121       } else { // ISD::AND
14122         // Also, recognize the pattern generated by an FCMP_OEQ. We can emit
14123         // two branches instead of an explicit AND instruction with a
14124         // separate test. However, we only do this if this block doesn't
14125         // have a fall-through edge, because this requires an explicit
14126         // jmp when the condition is false.
14127         if (Cmp == Cond.getOperand(1).getOperand(1) &&
14128             isX86LogicalCmp(Cmp) &&
14129             Op.getNode()->hasOneUse()) {
14130           X86::CondCode CCode =
14131             (X86::CondCode)Cond.getOperand(0).getConstantOperandVal(0);
14132           CCode = X86::GetOppositeBranchCondition(CCode);
14133           CC = DAG.getConstant(CCode, MVT::i8);
14134           SDNode *User = *Op.getNode()->use_begin();
14135           // Look for an unconditional branch following this conditional branch.
14136           // We need this because we need to reverse the successors in order
14137           // to implement FCMP_OEQ.
14138           if (User->getOpcode() == ISD::BR) {
14139             SDValue FalseBB = User->getOperand(1);
14140             SDNode *NewBR =
14141               DAG.UpdateNodeOperands(User, User->getOperand(0), Dest);
14142             assert(NewBR == User);
14143             (void)NewBR;
14144             Dest = FalseBB;
14145
14146             Chain = DAG.getNode(X86ISD::BRCOND, dl, Op.getValueType(),
14147                                 Chain, Dest, CC, Cmp);
14148             X86::CondCode CCode =
14149               (X86::CondCode)Cond.getOperand(1).getConstantOperandVal(0);
14150             CCode = X86::GetOppositeBranchCondition(CCode);
14151             CC = DAG.getConstant(CCode, MVT::i8);
14152             Cond = Cmp;
14153             addTest = false;
14154           }
14155         }
14156       }
14157     } else if (Cond.hasOneUse() && isXor1OfSetCC(Cond)) {
14158       // Recognize for xorb (setcc), 1 patterns. The xor inverts the condition.
14159       // It should be transformed during dag combiner except when the condition
14160       // is set by a arithmetics with overflow node.
14161       X86::CondCode CCode =
14162         (X86::CondCode)Cond.getOperand(0).getConstantOperandVal(0);
14163       CCode = X86::GetOppositeBranchCondition(CCode);
14164       CC = DAG.getConstant(CCode, MVT::i8);
14165       Cond = Cond.getOperand(0).getOperand(1);
14166       addTest = false;
14167     } else if (Cond.getOpcode() == ISD::SETCC &&
14168                cast<CondCodeSDNode>(Cond.getOperand(2))->get() == ISD::SETOEQ) {
14169       // For FCMP_OEQ, we can emit
14170       // two branches instead of an explicit AND instruction with a
14171       // separate test. However, we only do this if this block doesn't
14172       // have a fall-through edge, because this requires an explicit
14173       // jmp when the condition is false.
14174       if (Op.getNode()->hasOneUse()) {
14175         SDNode *User = *Op.getNode()->use_begin();
14176         // Look for an unconditional branch following this conditional branch.
14177         // We need this because we need to reverse the successors in order
14178         // to implement FCMP_OEQ.
14179         if (User->getOpcode() == ISD::BR) {
14180           SDValue FalseBB = User->getOperand(1);
14181           SDNode *NewBR =
14182             DAG.UpdateNodeOperands(User, User->getOperand(0), Dest);
14183           assert(NewBR == User);
14184           (void)NewBR;
14185           Dest = FalseBB;
14186
14187           SDValue Cmp = DAG.getNode(X86ISD::CMP, dl, MVT::i32,
14188                                     Cond.getOperand(0), Cond.getOperand(1));
14189           Cmp = ConvertCmpIfNecessary(Cmp, DAG);
14190           CC = DAG.getConstant(X86::COND_NE, MVT::i8);
14191           Chain = DAG.getNode(X86ISD::BRCOND, dl, Op.getValueType(),
14192                               Chain, Dest, CC, Cmp);
14193           CC = DAG.getConstant(X86::COND_P, MVT::i8);
14194           Cond = Cmp;
14195           addTest = false;
14196         }
14197       }
14198     } else if (Cond.getOpcode() == ISD::SETCC &&
14199                cast<CondCodeSDNode>(Cond.getOperand(2))->get() == ISD::SETUNE) {
14200       // For FCMP_UNE, we can emit
14201       // two branches instead of an explicit AND instruction with a
14202       // separate test. However, we only do this if this block doesn't
14203       // have a fall-through edge, because this requires an explicit
14204       // jmp when the condition is false.
14205       if (Op.getNode()->hasOneUse()) {
14206         SDNode *User = *Op.getNode()->use_begin();
14207         // Look for an unconditional branch following this conditional branch.
14208         // We need this because we need to reverse the successors in order
14209         // to implement FCMP_UNE.
14210         if (User->getOpcode() == ISD::BR) {
14211           SDValue FalseBB = User->getOperand(1);
14212           SDNode *NewBR =
14213             DAG.UpdateNodeOperands(User, User->getOperand(0), Dest);
14214           assert(NewBR == User);
14215           (void)NewBR;
14216
14217           SDValue Cmp = DAG.getNode(X86ISD::CMP, dl, MVT::i32,
14218                                     Cond.getOperand(0), Cond.getOperand(1));
14219           Cmp = ConvertCmpIfNecessary(Cmp, DAG);
14220           CC = DAG.getConstant(X86::COND_NE, MVT::i8);
14221           Chain = DAG.getNode(X86ISD::BRCOND, dl, Op.getValueType(),
14222                               Chain, Dest, CC, Cmp);
14223           CC = DAG.getConstant(X86::COND_NP, MVT::i8);
14224           Cond = Cmp;
14225           addTest = false;
14226           Dest = FalseBB;
14227         }
14228       }
14229     }
14230   }
14231
14232   if (addTest) {
14233     // Look pass the truncate if the high bits are known zero.
14234     if (isTruncWithZeroHighBitsInput(Cond, DAG))
14235         Cond = Cond.getOperand(0);
14236
14237     // We know the result of AND is compared against zero. Try to match
14238     // it to BT.
14239     if (Cond.getOpcode() == ISD::AND && Cond.hasOneUse()) {
14240       SDValue NewSetCC = LowerToBT(Cond, ISD::SETNE, dl, DAG);
14241       if (NewSetCC.getNode()) {
14242         CC = NewSetCC.getOperand(0);
14243         Cond = NewSetCC.getOperand(1);
14244         addTest = false;
14245       }
14246     }
14247   }
14248
14249   if (addTest) {
14250     X86::CondCode X86Cond = Inverted ? X86::COND_E : X86::COND_NE;
14251     CC = DAG.getConstant(X86Cond, MVT::i8);
14252     Cond = EmitTest(Cond, X86Cond, dl, DAG);
14253   }
14254   Cond = ConvertCmpIfNecessary(Cond, DAG);
14255   return DAG.getNode(X86ISD::BRCOND, dl, Op.getValueType(),
14256                      Chain, Dest, CC, Cond);
14257 }
14258
14259 // Lower dynamic stack allocation to _alloca call for Cygwin/Mingw targets.
14260 // Calls to _alloca are needed to probe the stack when allocating more than 4k
14261 // bytes in one go. Touching the stack at 4K increments is necessary to ensure
14262 // that the guard pages used by the OS virtual memory manager are allocated in
14263 // correct sequence.
14264 SDValue
14265 X86TargetLowering::LowerDYNAMIC_STACKALLOC(SDValue Op,
14266                                            SelectionDAG &DAG) const {
14267   MachineFunction &MF = DAG.getMachineFunction();
14268   bool SplitStack = MF.shouldSplitStack();
14269   bool Lower = (Subtarget->isOSWindows() && !Subtarget->isTargetMacho()) ||
14270                SplitStack;
14271   SDLoc dl(Op);
14272
14273   if (!Lower) {
14274     const TargetLowering &TLI = DAG.getTargetLoweringInfo();
14275     SDNode* Node = Op.getNode();
14276
14277     unsigned SPReg = TLI.getStackPointerRegisterToSaveRestore();
14278     assert(SPReg && "Target cannot require DYNAMIC_STACKALLOC expansion and"
14279         " not tell us which reg is the stack pointer!");
14280     EVT VT = Node->getValueType(0);
14281     SDValue Tmp1 = SDValue(Node, 0);
14282     SDValue Tmp2 = SDValue(Node, 1);
14283     SDValue Tmp3 = Node->getOperand(2);
14284     SDValue Chain = Tmp1.getOperand(0);
14285
14286     // Chain the dynamic stack allocation so that it doesn't modify the stack
14287     // pointer when other instructions are using the stack.
14288     Chain = DAG.getCALLSEQ_START(Chain, DAG.getIntPtrConstant(0, true),
14289         SDLoc(Node));
14290
14291     SDValue Size = Tmp2.getOperand(1);
14292     SDValue SP = DAG.getCopyFromReg(Chain, dl, SPReg, VT);
14293     Chain = SP.getValue(1);
14294     unsigned Align = cast<ConstantSDNode>(Tmp3)->getZExtValue();
14295     const TargetFrameLowering &TFI = *DAG.getSubtarget().getFrameLowering();
14296     unsigned StackAlign = TFI.getStackAlignment();
14297     Tmp1 = DAG.getNode(ISD::SUB, dl, VT, SP, Size); // Value
14298     if (Align > StackAlign)
14299       Tmp1 = DAG.getNode(ISD::AND, dl, VT, Tmp1,
14300           DAG.getConstant(-(uint64_t)Align, VT));
14301     Chain = DAG.getCopyToReg(Chain, dl, SPReg, Tmp1); // Output chain
14302
14303     Tmp2 = DAG.getCALLSEQ_END(Chain, DAG.getIntPtrConstant(0, true),
14304         DAG.getIntPtrConstant(0, true), SDValue(),
14305         SDLoc(Node));
14306
14307     SDValue Ops[2] = { Tmp1, Tmp2 };
14308     return DAG.getMergeValues(Ops, dl);
14309   }
14310
14311   // Get the inputs.
14312   SDValue Chain = Op.getOperand(0);
14313   SDValue Size  = Op.getOperand(1);
14314   unsigned Align = cast<ConstantSDNode>(Op.getOperand(2))->getZExtValue();
14315   EVT VT = Op.getNode()->getValueType(0);
14316
14317   bool Is64Bit = Subtarget->is64Bit();
14318   EVT SPTy = Is64Bit ? MVT::i64 : MVT::i32;
14319
14320   if (SplitStack) {
14321     MachineRegisterInfo &MRI = MF.getRegInfo();
14322
14323     if (Is64Bit) {
14324       // The 64 bit implementation of segmented stacks needs to clobber both r10
14325       // r11. This makes it impossible to use it along with nested parameters.
14326       const Function *F = MF.getFunction();
14327
14328       for (Function::const_arg_iterator I = F->arg_begin(), E = F->arg_end();
14329            I != E; ++I)
14330         if (I->hasNestAttr())
14331           report_fatal_error("Cannot use segmented stacks with functions that "
14332                              "have nested arguments.");
14333     }
14334
14335     const TargetRegisterClass *AddrRegClass =
14336       getRegClassFor(Subtarget->is64Bit() ? MVT::i64:MVT::i32);
14337     unsigned Vreg = MRI.createVirtualRegister(AddrRegClass);
14338     Chain = DAG.getCopyToReg(Chain, dl, Vreg, Size);
14339     SDValue Value = DAG.getNode(X86ISD::SEG_ALLOCA, dl, SPTy, Chain,
14340                                 DAG.getRegister(Vreg, SPTy));
14341     SDValue Ops1[2] = { Value, Chain };
14342     return DAG.getMergeValues(Ops1, dl);
14343   } else {
14344     SDValue Flag;
14345     unsigned Reg = (Subtarget->is64Bit() ? X86::RAX : X86::EAX);
14346
14347     Chain = DAG.getCopyToReg(Chain, dl, Reg, Size, Flag);
14348     Flag = Chain.getValue(1);
14349     SDVTList NodeTys = DAG.getVTList(MVT::Other, MVT::Glue);
14350
14351     Chain = DAG.getNode(X86ISD::WIN_ALLOCA, dl, NodeTys, Chain, Flag);
14352
14353     const X86RegisterInfo *RegInfo = static_cast<const X86RegisterInfo *>(
14354         DAG.getSubtarget().getRegisterInfo());
14355     unsigned SPReg = RegInfo->getStackRegister();
14356     SDValue SP = DAG.getCopyFromReg(Chain, dl, SPReg, SPTy);
14357     Chain = SP.getValue(1);
14358
14359     if (Align) {
14360       SP = DAG.getNode(ISD::AND, dl, VT, SP.getValue(0),
14361                        DAG.getConstant(-(uint64_t)Align, VT));
14362       Chain = DAG.getCopyToReg(Chain, dl, SPReg, SP);
14363     }
14364
14365     SDValue Ops1[2] = { SP, Chain };
14366     return DAG.getMergeValues(Ops1, dl);
14367   }
14368 }
14369
14370 SDValue X86TargetLowering::LowerVASTART(SDValue Op, SelectionDAG &DAG) const {
14371   MachineFunction &MF = DAG.getMachineFunction();
14372   X86MachineFunctionInfo *FuncInfo = MF.getInfo<X86MachineFunctionInfo>();
14373
14374   const Value *SV = cast<SrcValueSDNode>(Op.getOperand(2))->getValue();
14375   SDLoc DL(Op);
14376
14377   if (!Subtarget->is64Bit() || Subtarget->isTargetWin64()) {
14378     // vastart just stores the address of the VarArgsFrameIndex slot into the
14379     // memory location argument.
14380     SDValue FR = DAG.getFrameIndex(FuncInfo->getVarArgsFrameIndex(),
14381                                    getPointerTy());
14382     return DAG.getStore(Op.getOperand(0), DL, FR, Op.getOperand(1),
14383                         MachinePointerInfo(SV), false, false, 0);
14384   }
14385
14386   // __va_list_tag:
14387   //   gp_offset         (0 - 6 * 8)
14388   //   fp_offset         (48 - 48 + 8 * 16)
14389   //   overflow_arg_area (point to parameters coming in memory).
14390   //   reg_save_area
14391   SmallVector<SDValue, 8> MemOps;
14392   SDValue FIN = Op.getOperand(1);
14393   // Store gp_offset
14394   SDValue Store = DAG.getStore(Op.getOperand(0), DL,
14395                                DAG.getConstant(FuncInfo->getVarArgsGPOffset(),
14396                                                MVT::i32),
14397                                FIN, MachinePointerInfo(SV), false, false, 0);
14398   MemOps.push_back(Store);
14399
14400   // Store fp_offset
14401   FIN = DAG.getNode(ISD::ADD, DL, getPointerTy(),
14402                     FIN, DAG.getIntPtrConstant(4));
14403   Store = DAG.getStore(Op.getOperand(0), DL,
14404                        DAG.getConstant(FuncInfo->getVarArgsFPOffset(),
14405                                        MVT::i32),
14406                        FIN, MachinePointerInfo(SV, 4), false, false, 0);
14407   MemOps.push_back(Store);
14408
14409   // Store ptr to overflow_arg_area
14410   FIN = DAG.getNode(ISD::ADD, DL, getPointerTy(),
14411                     FIN, DAG.getIntPtrConstant(4));
14412   SDValue OVFIN = DAG.getFrameIndex(FuncInfo->getVarArgsFrameIndex(),
14413                                     getPointerTy());
14414   Store = DAG.getStore(Op.getOperand(0), DL, OVFIN, FIN,
14415                        MachinePointerInfo(SV, 8),
14416                        false, false, 0);
14417   MemOps.push_back(Store);
14418
14419   // Store ptr to reg_save_area.
14420   FIN = DAG.getNode(ISD::ADD, DL, getPointerTy(),
14421                     FIN, DAG.getIntPtrConstant(8));
14422   SDValue RSFIN = DAG.getFrameIndex(FuncInfo->getRegSaveFrameIndex(),
14423                                     getPointerTy());
14424   Store = DAG.getStore(Op.getOperand(0), DL, RSFIN, FIN,
14425                        MachinePointerInfo(SV, 16), false, false, 0);
14426   MemOps.push_back(Store);
14427   return DAG.getNode(ISD::TokenFactor, DL, MVT::Other, MemOps);
14428 }
14429
14430 SDValue X86TargetLowering::LowerVAARG(SDValue Op, SelectionDAG &DAG) const {
14431   assert(Subtarget->is64Bit() &&
14432          "LowerVAARG only handles 64-bit va_arg!");
14433   assert((Subtarget->isTargetLinux() ||
14434           Subtarget->isTargetDarwin()) &&
14435           "Unhandled target in LowerVAARG");
14436   assert(Op.getNode()->getNumOperands() == 4);
14437   SDValue Chain = Op.getOperand(0);
14438   SDValue SrcPtr = Op.getOperand(1);
14439   const Value *SV = cast<SrcValueSDNode>(Op.getOperand(2))->getValue();
14440   unsigned Align = Op.getConstantOperandVal(3);
14441   SDLoc dl(Op);
14442
14443   EVT ArgVT = Op.getNode()->getValueType(0);
14444   Type *ArgTy = ArgVT.getTypeForEVT(*DAG.getContext());
14445   uint32_t ArgSize = getDataLayout()->getTypeAllocSize(ArgTy);
14446   uint8_t ArgMode;
14447
14448   // Decide which area this value should be read from.
14449   // TODO: Implement the AMD64 ABI in its entirety. This simple
14450   // selection mechanism works only for the basic types.
14451   if (ArgVT == MVT::f80) {
14452     llvm_unreachable("va_arg for f80 not yet implemented");
14453   } else if (ArgVT.isFloatingPoint() && ArgSize <= 16 /*bytes*/) {
14454     ArgMode = 2;  // Argument passed in XMM register. Use fp_offset.
14455   } else if (ArgVT.isInteger() && ArgSize <= 32 /*bytes*/) {
14456     ArgMode = 1;  // Argument passed in GPR64 register(s). Use gp_offset.
14457   } else {
14458     llvm_unreachable("Unhandled argument type in LowerVAARG");
14459   }
14460
14461   if (ArgMode == 2) {
14462     // Sanity Check: Make sure using fp_offset makes sense.
14463     assert(!DAG.getTarget().Options.UseSoftFloat &&
14464            !(DAG.getMachineFunction()
14465                 .getFunction()->getAttributes()
14466                 .hasAttribute(AttributeSet::FunctionIndex,
14467                               Attribute::NoImplicitFloat)) &&
14468            Subtarget->hasSSE1());
14469   }
14470
14471   // Insert VAARG_64 node into the DAG
14472   // VAARG_64 returns two values: Variable Argument Address, Chain
14473   SmallVector<SDValue, 11> InstOps;
14474   InstOps.push_back(Chain);
14475   InstOps.push_back(SrcPtr);
14476   InstOps.push_back(DAG.getConstant(ArgSize, MVT::i32));
14477   InstOps.push_back(DAG.getConstant(ArgMode, MVT::i8));
14478   InstOps.push_back(DAG.getConstant(Align, MVT::i32));
14479   SDVTList VTs = DAG.getVTList(getPointerTy(), MVT::Other);
14480   SDValue VAARG = DAG.getMemIntrinsicNode(X86ISD::VAARG_64, dl,
14481                                           VTs, InstOps, MVT::i64,
14482                                           MachinePointerInfo(SV),
14483                                           /*Align=*/0,
14484                                           /*Volatile=*/false,
14485                                           /*ReadMem=*/true,
14486                                           /*WriteMem=*/true);
14487   Chain = VAARG.getValue(1);
14488
14489   // Load the next argument and return it
14490   return DAG.getLoad(ArgVT, dl,
14491                      Chain,
14492                      VAARG,
14493                      MachinePointerInfo(),
14494                      false, false, false, 0);
14495 }
14496
14497 static SDValue LowerVACOPY(SDValue Op, const X86Subtarget *Subtarget,
14498                            SelectionDAG &DAG) {
14499   // X86-64 va_list is a struct { i32, i32, i8*, i8* }.
14500   assert(Subtarget->is64Bit() && "This code only handles 64-bit va_copy!");
14501   SDValue Chain = Op.getOperand(0);
14502   SDValue DstPtr = Op.getOperand(1);
14503   SDValue SrcPtr = Op.getOperand(2);
14504   const Value *DstSV = cast<SrcValueSDNode>(Op.getOperand(3))->getValue();
14505   const Value *SrcSV = cast<SrcValueSDNode>(Op.getOperand(4))->getValue();
14506   SDLoc DL(Op);
14507
14508   return DAG.getMemcpy(Chain, DL, DstPtr, SrcPtr,
14509                        DAG.getIntPtrConstant(24), 8, /*isVolatile*/false,
14510                        false,
14511                        MachinePointerInfo(DstSV), MachinePointerInfo(SrcSV));
14512 }
14513
14514 // getTargetVShiftByConstNode - Handle vector element shifts where the shift
14515 // amount is a constant. Takes immediate version of shift as input.
14516 static SDValue getTargetVShiftByConstNode(unsigned Opc, SDLoc dl, MVT VT,
14517                                           SDValue SrcOp, uint64_t ShiftAmt,
14518                                           SelectionDAG &DAG) {
14519   MVT ElementType = VT.getVectorElementType();
14520
14521   // Fold this packed shift into its first operand if ShiftAmt is 0.
14522   if (ShiftAmt == 0)
14523     return SrcOp;
14524
14525   // Check for ShiftAmt >= element width
14526   if (ShiftAmt >= ElementType.getSizeInBits()) {
14527     if (Opc == X86ISD::VSRAI)
14528       ShiftAmt = ElementType.getSizeInBits() - 1;
14529     else
14530       return DAG.getConstant(0, VT);
14531   }
14532
14533   assert((Opc == X86ISD::VSHLI || Opc == X86ISD::VSRLI || Opc == X86ISD::VSRAI)
14534          && "Unknown target vector shift-by-constant node");
14535
14536   // Fold this packed vector shift into a build vector if SrcOp is a
14537   // vector of Constants or UNDEFs, and SrcOp valuetype is the same as VT.
14538   if (VT == SrcOp.getSimpleValueType() &&
14539       ISD::isBuildVectorOfConstantSDNodes(SrcOp.getNode())) {
14540     SmallVector<SDValue, 8> Elts;
14541     unsigned NumElts = SrcOp->getNumOperands();
14542     ConstantSDNode *ND;
14543
14544     switch(Opc) {
14545     default: llvm_unreachable(nullptr);
14546     case X86ISD::VSHLI:
14547       for (unsigned i=0; i!=NumElts; ++i) {
14548         SDValue CurrentOp = SrcOp->getOperand(i);
14549         if (CurrentOp->getOpcode() == ISD::UNDEF) {
14550           Elts.push_back(CurrentOp);
14551           continue;
14552         }
14553         ND = cast<ConstantSDNode>(CurrentOp);
14554         const APInt &C = ND->getAPIntValue();
14555         Elts.push_back(DAG.getConstant(C.shl(ShiftAmt), ElementType));
14556       }
14557       break;
14558     case X86ISD::VSRLI:
14559       for (unsigned i=0; i!=NumElts; ++i) {
14560         SDValue CurrentOp = SrcOp->getOperand(i);
14561         if (CurrentOp->getOpcode() == ISD::UNDEF) {
14562           Elts.push_back(CurrentOp);
14563           continue;
14564         }
14565         ND = cast<ConstantSDNode>(CurrentOp);
14566         const APInt &C = ND->getAPIntValue();
14567         Elts.push_back(DAG.getConstant(C.lshr(ShiftAmt), ElementType));
14568       }
14569       break;
14570     case X86ISD::VSRAI:
14571       for (unsigned i=0; i!=NumElts; ++i) {
14572         SDValue CurrentOp = SrcOp->getOperand(i);
14573         if (CurrentOp->getOpcode() == ISD::UNDEF) {
14574           Elts.push_back(CurrentOp);
14575           continue;
14576         }
14577         ND = cast<ConstantSDNode>(CurrentOp);
14578         const APInt &C = ND->getAPIntValue();
14579         Elts.push_back(DAG.getConstant(C.ashr(ShiftAmt), ElementType));
14580       }
14581       break;
14582     }
14583
14584     return DAG.getNode(ISD::BUILD_VECTOR, dl, VT, Elts);
14585   }
14586
14587   return DAG.getNode(Opc, dl, VT, SrcOp, DAG.getConstant(ShiftAmt, MVT::i8));
14588 }
14589
14590 // getTargetVShiftNode - Handle vector element shifts where the shift amount
14591 // may or may not be a constant. Takes immediate version of shift as input.
14592 static SDValue getTargetVShiftNode(unsigned Opc, SDLoc dl, MVT VT,
14593                                    SDValue SrcOp, SDValue ShAmt,
14594                                    SelectionDAG &DAG) {
14595   assert(ShAmt.getValueType() == MVT::i32 && "ShAmt is not i32");
14596
14597   // Catch shift-by-constant.
14598   if (ConstantSDNode *CShAmt = dyn_cast<ConstantSDNode>(ShAmt))
14599     return getTargetVShiftByConstNode(Opc, dl, VT, SrcOp,
14600                                       CShAmt->getZExtValue(), DAG);
14601
14602   // Change opcode to non-immediate version
14603   switch (Opc) {
14604     default: llvm_unreachable("Unknown target vector shift node");
14605     case X86ISD::VSHLI: Opc = X86ISD::VSHL; break;
14606     case X86ISD::VSRLI: Opc = X86ISD::VSRL; break;
14607     case X86ISD::VSRAI: Opc = X86ISD::VSRA; break;
14608   }
14609
14610   // Need to build a vector containing shift amount
14611   // Shift amount is 32-bits, but SSE instructions read 64-bit, so fill with 0
14612   SDValue ShOps[4];
14613   ShOps[0] = ShAmt;
14614   ShOps[1] = DAG.getConstant(0, MVT::i32);
14615   ShOps[2] = ShOps[3] = DAG.getUNDEF(MVT::i32);
14616   ShAmt = DAG.getNode(ISD::BUILD_VECTOR, dl, MVT::v4i32, ShOps);
14617
14618   // The return type has to be a 128-bit type with the same element
14619   // type as the input type.
14620   MVT EltVT = VT.getVectorElementType();
14621   EVT ShVT = MVT::getVectorVT(EltVT, 128/EltVT.getSizeInBits());
14622
14623   ShAmt = DAG.getNode(ISD::BITCAST, dl, ShVT, ShAmt);
14624   return DAG.getNode(Opc, dl, VT, SrcOp, ShAmt);
14625 }
14626
14627 /// \brief Return (vselect \p Mask, \p Op, \p PreservedSrc) along with the
14628 /// necessary casting for \p Mask when lowering masking intrinsics.
14629 static SDValue getVectorMaskingNode(SDValue Op, SDValue Mask,
14630                                     SDValue PreservedSrc, SelectionDAG &DAG) {
14631     EVT VT = Op.getValueType();
14632     EVT MaskVT = EVT::getVectorVT(*DAG.getContext(),
14633                                   MVT::i1, VT.getVectorNumElements());
14634     SDLoc dl(Op);
14635
14636     assert(MaskVT.isSimple() && "invalid mask type");
14637     return DAG.getNode(ISD::VSELECT, dl, VT,
14638                        DAG.getNode(ISD::BITCAST, dl, MaskVT, Mask),
14639                        Op, PreservedSrc);
14640 }
14641
14642 static unsigned getOpcodeForFMAIntrinsic(unsigned IntNo) {
14643     switch (IntNo) {
14644     default: llvm_unreachable("Impossible intrinsic");  // Can't reach here.
14645     case Intrinsic::x86_fma_vfmadd_ps:
14646     case Intrinsic::x86_fma_vfmadd_pd:
14647     case Intrinsic::x86_fma_vfmadd_ps_256:
14648     case Intrinsic::x86_fma_vfmadd_pd_256:
14649     case Intrinsic::x86_fma_mask_vfmadd_ps_512:
14650     case Intrinsic::x86_fma_mask_vfmadd_pd_512:
14651       return X86ISD::FMADD;
14652     case Intrinsic::x86_fma_vfmsub_ps:
14653     case Intrinsic::x86_fma_vfmsub_pd:
14654     case Intrinsic::x86_fma_vfmsub_ps_256:
14655     case Intrinsic::x86_fma_vfmsub_pd_256:
14656     case Intrinsic::x86_fma_mask_vfmsub_ps_512:
14657     case Intrinsic::x86_fma_mask_vfmsub_pd_512:
14658       return X86ISD::FMSUB;
14659     case Intrinsic::x86_fma_vfnmadd_ps:
14660     case Intrinsic::x86_fma_vfnmadd_pd:
14661     case Intrinsic::x86_fma_vfnmadd_ps_256:
14662     case Intrinsic::x86_fma_vfnmadd_pd_256:
14663     case Intrinsic::x86_fma_mask_vfnmadd_ps_512:
14664     case Intrinsic::x86_fma_mask_vfnmadd_pd_512:
14665       return X86ISD::FNMADD;
14666     case Intrinsic::x86_fma_vfnmsub_ps:
14667     case Intrinsic::x86_fma_vfnmsub_pd:
14668     case Intrinsic::x86_fma_vfnmsub_ps_256:
14669     case Intrinsic::x86_fma_vfnmsub_pd_256:
14670     case Intrinsic::x86_fma_mask_vfnmsub_ps_512:
14671     case Intrinsic::x86_fma_mask_vfnmsub_pd_512:
14672       return X86ISD::FNMSUB;
14673     case Intrinsic::x86_fma_vfmaddsub_ps:
14674     case Intrinsic::x86_fma_vfmaddsub_pd:
14675     case Intrinsic::x86_fma_vfmaddsub_ps_256:
14676     case Intrinsic::x86_fma_vfmaddsub_pd_256:
14677     case Intrinsic::x86_fma_mask_vfmaddsub_ps_512:
14678     case Intrinsic::x86_fma_mask_vfmaddsub_pd_512:
14679       return X86ISD::FMADDSUB;
14680     case Intrinsic::x86_fma_vfmsubadd_ps:
14681     case Intrinsic::x86_fma_vfmsubadd_pd:
14682     case Intrinsic::x86_fma_vfmsubadd_ps_256:
14683     case Intrinsic::x86_fma_vfmsubadd_pd_256:
14684     case Intrinsic::x86_fma_mask_vfmsubadd_ps_512:
14685     case Intrinsic::x86_fma_mask_vfmsubadd_pd_512:
14686       return X86ISD::FMSUBADD;
14687     }
14688 }
14689
14690 static SDValue LowerINTRINSIC_WO_CHAIN(SDValue Op, SelectionDAG &DAG) {
14691   SDLoc dl(Op);
14692   unsigned IntNo = cast<ConstantSDNode>(Op.getOperand(0))->getZExtValue();
14693
14694   const IntrinsicData* IntrData = getIntrinsicWithoutChain(IntNo);
14695   if (IntrData) {
14696     switch(IntrData->Type) {
14697     case INTR_TYPE_1OP:
14698       return DAG.getNode(IntrData->Opc0, dl, Op.getValueType(), Op.getOperand(1));
14699     case INTR_TYPE_2OP:
14700       return DAG.getNode(IntrData->Opc0, dl, Op.getValueType(), Op.getOperand(1),
14701         Op.getOperand(2));
14702     case INTR_TYPE_3OP:
14703       return DAG.getNode(IntrData->Opc0, dl, Op.getValueType(), Op.getOperand(1),
14704         Op.getOperand(2), Op.getOperand(3));
14705     case COMI: { // Comparison intrinsics
14706       ISD::CondCode CC = (ISD::CondCode)IntrData->Opc1;
14707       SDValue LHS = Op.getOperand(1);
14708       SDValue RHS = Op.getOperand(2);
14709       unsigned X86CC = TranslateX86CC(CC, true, LHS, RHS, DAG);
14710       assert(X86CC != X86::COND_INVALID && "Unexpected illegal condition!");
14711       SDValue Cond = DAG.getNode(IntrData->Opc0, dl, MVT::i32, LHS, RHS);
14712       SDValue SetCC = DAG.getNode(X86ISD::SETCC, dl, MVT::i8,
14713                                   DAG.getConstant(X86CC, MVT::i8), Cond);
14714       return DAG.getNode(ISD::ZERO_EXTEND, dl, MVT::i32, SetCC);
14715     }
14716     case VSHIFT:
14717       return getTargetVShiftNode(IntrData->Opc0, dl, Op.getSimpleValueType(),
14718                                  Op.getOperand(1), Op.getOperand(2), DAG);
14719     default:
14720       break;
14721     }
14722   }
14723
14724   switch (IntNo) {
14725   default: return SDValue();    // Don't custom lower most intrinsics.
14726
14727   // Arithmetic intrinsics.
14728   case Intrinsic::x86_sse2_pmulu_dq:
14729   case Intrinsic::x86_avx2_pmulu_dq:
14730     return DAG.getNode(X86ISD::PMULUDQ, dl, Op.getValueType(),
14731                        Op.getOperand(1), Op.getOperand(2));
14732
14733   case Intrinsic::x86_sse41_pmuldq:
14734   case Intrinsic::x86_avx2_pmul_dq:
14735     return DAG.getNode(X86ISD::PMULDQ, dl, Op.getValueType(),
14736                        Op.getOperand(1), Op.getOperand(2));
14737
14738   case Intrinsic::x86_sse2_pmulhu_w:
14739   case Intrinsic::x86_avx2_pmulhu_w:
14740     return DAG.getNode(ISD::MULHU, dl, Op.getValueType(),
14741                        Op.getOperand(1), Op.getOperand(2));
14742
14743   case Intrinsic::x86_sse2_pmulh_w:
14744   case Intrinsic::x86_avx2_pmulh_w:
14745     return DAG.getNode(ISD::MULHS, dl, Op.getValueType(),
14746                        Op.getOperand(1), Op.getOperand(2));
14747
14748   // SSE/SSE2/AVX floating point max/min intrinsics.
14749   case Intrinsic::x86_sse_max_ps:
14750   case Intrinsic::x86_sse2_max_pd:
14751   case Intrinsic::x86_avx_max_ps_256:
14752   case Intrinsic::x86_avx_max_pd_256:
14753   case Intrinsic::x86_sse_min_ps:
14754   case Intrinsic::x86_sse2_min_pd:
14755   case Intrinsic::x86_avx_min_ps_256:
14756   case Intrinsic::x86_avx_min_pd_256: {
14757     unsigned Opcode;
14758     switch (IntNo) {
14759     default: llvm_unreachable("Impossible intrinsic");  // Can't reach here.
14760     case Intrinsic::x86_sse_max_ps:
14761     case Intrinsic::x86_sse2_max_pd:
14762     case Intrinsic::x86_avx_max_ps_256:
14763     case Intrinsic::x86_avx_max_pd_256:
14764       Opcode = X86ISD::FMAX;
14765       break;
14766     case Intrinsic::x86_sse_min_ps:
14767     case Intrinsic::x86_sse2_min_pd:
14768     case Intrinsic::x86_avx_min_ps_256:
14769     case Intrinsic::x86_avx_min_pd_256:
14770       Opcode = X86ISD::FMIN;
14771       break;
14772     }
14773     return DAG.getNode(Opcode, dl, Op.getValueType(),
14774                        Op.getOperand(1), Op.getOperand(2));
14775   }
14776
14777   // AVX2 variable shift intrinsics
14778   case Intrinsic::x86_avx2_psllv_d:
14779   case Intrinsic::x86_avx2_psllv_q:
14780   case Intrinsic::x86_avx2_psllv_d_256:
14781   case Intrinsic::x86_avx2_psllv_q_256:
14782   case Intrinsic::x86_avx2_psrlv_d:
14783   case Intrinsic::x86_avx2_psrlv_q:
14784   case Intrinsic::x86_avx2_psrlv_d_256:
14785   case Intrinsic::x86_avx2_psrlv_q_256:
14786   case Intrinsic::x86_avx2_psrav_d:
14787   case Intrinsic::x86_avx2_psrav_d_256: {
14788     unsigned Opcode;
14789     switch (IntNo) {
14790     default: llvm_unreachable("Impossible intrinsic");  // Can't reach here.
14791     case Intrinsic::x86_avx2_psllv_d:
14792     case Intrinsic::x86_avx2_psllv_q:
14793     case Intrinsic::x86_avx2_psllv_d_256:
14794     case Intrinsic::x86_avx2_psllv_q_256:
14795       Opcode = ISD::SHL;
14796       break;
14797     case Intrinsic::x86_avx2_psrlv_d:
14798     case Intrinsic::x86_avx2_psrlv_q:
14799     case Intrinsic::x86_avx2_psrlv_d_256:
14800     case Intrinsic::x86_avx2_psrlv_q_256:
14801       Opcode = ISD::SRL;
14802       break;
14803     case Intrinsic::x86_avx2_psrav_d:
14804     case Intrinsic::x86_avx2_psrav_d_256:
14805       Opcode = ISD::SRA;
14806       break;
14807     }
14808     return DAG.getNode(Opcode, dl, Op.getValueType(),
14809                        Op.getOperand(1), Op.getOperand(2));
14810   }
14811
14812   case Intrinsic::x86_sse2_packssdw_128:
14813   case Intrinsic::x86_sse2_packsswb_128:
14814   case Intrinsic::x86_avx2_packssdw:
14815   case Intrinsic::x86_avx2_packsswb:
14816     return DAG.getNode(X86ISD::PACKSS, dl, Op.getValueType(),
14817                        Op.getOperand(1), Op.getOperand(2));
14818
14819   case Intrinsic::x86_sse2_packuswb_128:
14820   case Intrinsic::x86_sse41_packusdw:
14821   case Intrinsic::x86_avx2_packuswb:
14822   case Intrinsic::x86_avx2_packusdw:
14823     return DAG.getNode(X86ISD::PACKUS, dl, Op.getValueType(),
14824                        Op.getOperand(1), Op.getOperand(2));
14825
14826   case Intrinsic::x86_ssse3_pshuf_b_128:
14827   case Intrinsic::x86_avx2_pshuf_b:
14828     return DAG.getNode(X86ISD::PSHUFB, dl, Op.getValueType(),
14829                        Op.getOperand(1), Op.getOperand(2));
14830
14831   case Intrinsic::x86_sse2_pshuf_d:
14832     return DAG.getNode(X86ISD::PSHUFD, dl, Op.getValueType(),
14833                        Op.getOperand(1), Op.getOperand(2));
14834
14835   case Intrinsic::x86_sse2_pshufl_w:
14836     return DAG.getNode(X86ISD::PSHUFLW, dl, Op.getValueType(),
14837                        Op.getOperand(1), Op.getOperand(2));
14838
14839   case Intrinsic::x86_sse2_pshufh_w:
14840     return DAG.getNode(X86ISD::PSHUFHW, dl, Op.getValueType(),
14841                        Op.getOperand(1), Op.getOperand(2));
14842
14843   case Intrinsic::x86_ssse3_psign_b_128:
14844   case Intrinsic::x86_ssse3_psign_w_128:
14845   case Intrinsic::x86_ssse3_psign_d_128:
14846   case Intrinsic::x86_avx2_psign_b:
14847   case Intrinsic::x86_avx2_psign_w:
14848   case Intrinsic::x86_avx2_psign_d:
14849     return DAG.getNode(X86ISD::PSIGN, dl, Op.getValueType(),
14850                        Op.getOperand(1), Op.getOperand(2));
14851
14852   case Intrinsic::x86_avx2_permd:
14853   case Intrinsic::x86_avx2_permps:
14854     // Operands intentionally swapped. Mask is last operand to intrinsic,
14855     // but second operand for node/instruction.
14856     return DAG.getNode(X86ISD::VPERMV, dl, Op.getValueType(),
14857                        Op.getOperand(2), Op.getOperand(1));
14858
14859   case Intrinsic::x86_avx512_mask_valign_q_512:
14860   case Intrinsic::x86_avx512_mask_valign_d_512:
14861     // Vector source operands are swapped.
14862     return getVectorMaskingNode(DAG.getNode(X86ISD::VALIGN, dl,
14863                                             Op.getValueType(), Op.getOperand(2),
14864                                             Op.getOperand(1),
14865                                             Op.getOperand(3)),
14866                                 Op.getOperand(5), Op.getOperand(4), DAG);
14867
14868   // ptest and testp intrinsics. The intrinsic these come from are designed to
14869   // return an integer value, not just an instruction so lower it to the ptest
14870   // or testp pattern and a setcc for the result.
14871   case Intrinsic::x86_sse41_ptestz:
14872   case Intrinsic::x86_sse41_ptestc:
14873   case Intrinsic::x86_sse41_ptestnzc:
14874   case Intrinsic::x86_avx_ptestz_256:
14875   case Intrinsic::x86_avx_ptestc_256:
14876   case Intrinsic::x86_avx_ptestnzc_256:
14877   case Intrinsic::x86_avx_vtestz_ps:
14878   case Intrinsic::x86_avx_vtestc_ps:
14879   case Intrinsic::x86_avx_vtestnzc_ps:
14880   case Intrinsic::x86_avx_vtestz_pd:
14881   case Intrinsic::x86_avx_vtestc_pd:
14882   case Intrinsic::x86_avx_vtestnzc_pd:
14883   case Intrinsic::x86_avx_vtestz_ps_256:
14884   case Intrinsic::x86_avx_vtestc_ps_256:
14885   case Intrinsic::x86_avx_vtestnzc_ps_256:
14886   case Intrinsic::x86_avx_vtestz_pd_256:
14887   case Intrinsic::x86_avx_vtestc_pd_256:
14888   case Intrinsic::x86_avx_vtestnzc_pd_256: {
14889     bool IsTestPacked = false;
14890     unsigned X86CC;
14891     switch (IntNo) {
14892     default: llvm_unreachable("Bad fallthrough in Intrinsic lowering.");
14893     case Intrinsic::x86_avx_vtestz_ps:
14894     case Intrinsic::x86_avx_vtestz_pd:
14895     case Intrinsic::x86_avx_vtestz_ps_256:
14896     case Intrinsic::x86_avx_vtestz_pd_256:
14897       IsTestPacked = true; // Fallthrough
14898     case Intrinsic::x86_sse41_ptestz:
14899     case Intrinsic::x86_avx_ptestz_256:
14900       // ZF = 1
14901       X86CC = X86::COND_E;
14902       break;
14903     case Intrinsic::x86_avx_vtestc_ps:
14904     case Intrinsic::x86_avx_vtestc_pd:
14905     case Intrinsic::x86_avx_vtestc_ps_256:
14906     case Intrinsic::x86_avx_vtestc_pd_256:
14907       IsTestPacked = true; // Fallthrough
14908     case Intrinsic::x86_sse41_ptestc:
14909     case Intrinsic::x86_avx_ptestc_256:
14910       // CF = 1
14911       X86CC = X86::COND_B;
14912       break;
14913     case Intrinsic::x86_avx_vtestnzc_ps:
14914     case Intrinsic::x86_avx_vtestnzc_pd:
14915     case Intrinsic::x86_avx_vtestnzc_ps_256:
14916     case Intrinsic::x86_avx_vtestnzc_pd_256:
14917       IsTestPacked = true; // Fallthrough
14918     case Intrinsic::x86_sse41_ptestnzc:
14919     case Intrinsic::x86_avx_ptestnzc_256:
14920       // ZF and CF = 0
14921       X86CC = X86::COND_A;
14922       break;
14923     }
14924
14925     SDValue LHS = Op.getOperand(1);
14926     SDValue RHS = Op.getOperand(2);
14927     unsigned TestOpc = IsTestPacked ? X86ISD::TESTP : X86ISD::PTEST;
14928     SDValue Test = DAG.getNode(TestOpc, dl, MVT::i32, LHS, RHS);
14929     SDValue CC = DAG.getConstant(X86CC, MVT::i8);
14930     SDValue SetCC = DAG.getNode(X86ISD::SETCC, dl, MVT::i8, CC, Test);
14931     return DAG.getNode(ISD::ZERO_EXTEND, dl, MVT::i32, SetCC);
14932   }
14933   case Intrinsic::x86_avx512_kortestz_w:
14934   case Intrinsic::x86_avx512_kortestc_w: {
14935     unsigned X86CC = (IntNo == Intrinsic::x86_avx512_kortestz_w)? X86::COND_E: X86::COND_B;
14936     SDValue LHS = DAG.getNode(ISD::BITCAST, dl, MVT::v16i1, Op.getOperand(1));
14937     SDValue RHS = DAG.getNode(ISD::BITCAST, dl, MVT::v16i1, Op.getOperand(2));
14938     SDValue CC = DAG.getConstant(X86CC, MVT::i8);
14939     SDValue Test = DAG.getNode(X86ISD::KORTEST, dl, MVT::i32, LHS, RHS);
14940     SDValue SetCC = DAG.getNode(X86ISD::SETCC, dl, MVT::i1, CC, Test);
14941     return DAG.getNode(ISD::ZERO_EXTEND, dl, MVT::i32, SetCC);
14942   }
14943
14944   case Intrinsic::x86_sse42_pcmpistria128:
14945   case Intrinsic::x86_sse42_pcmpestria128:
14946   case Intrinsic::x86_sse42_pcmpistric128:
14947   case Intrinsic::x86_sse42_pcmpestric128:
14948   case Intrinsic::x86_sse42_pcmpistrio128:
14949   case Intrinsic::x86_sse42_pcmpestrio128:
14950   case Intrinsic::x86_sse42_pcmpistris128:
14951   case Intrinsic::x86_sse42_pcmpestris128:
14952   case Intrinsic::x86_sse42_pcmpistriz128:
14953   case Intrinsic::x86_sse42_pcmpestriz128: {
14954     unsigned Opcode;
14955     unsigned X86CC;
14956     switch (IntNo) {
14957     default: llvm_unreachable("Impossible intrinsic");  // Can't reach here.
14958     case Intrinsic::x86_sse42_pcmpistria128:
14959       Opcode = X86ISD::PCMPISTRI;
14960       X86CC = X86::COND_A;
14961       break;
14962     case Intrinsic::x86_sse42_pcmpestria128:
14963       Opcode = X86ISD::PCMPESTRI;
14964       X86CC = X86::COND_A;
14965       break;
14966     case Intrinsic::x86_sse42_pcmpistric128:
14967       Opcode = X86ISD::PCMPISTRI;
14968       X86CC = X86::COND_B;
14969       break;
14970     case Intrinsic::x86_sse42_pcmpestric128:
14971       Opcode = X86ISD::PCMPESTRI;
14972       X86CC = X86::COND_B;
14973       break;
14974     case Intrinsic::x86_sse42_pcmpistrio128:
14975       Opcode = X86ISD::PCMPISTRI;
14976       X86CC = X86::COND_O;
14977       break;
14978     case Intrinsic::x86_sse42_pcmpestrio128:
14979       Opcode = X86ISD::PCMPESTRI;
14980       X86CC = X86::COND_O;
14981       break;
14982     case Intrinsic::x86_sse42_pcmpistris128:
14983       Opcode = X86ISD::PCMPISTRI;
14984       X86CC = X86::COND_S;
14985       break;
14986     case Intrinsic::x86_sse42_pcmpestris128:
14987       Opcode = X86ISD::PCMPESTRI;
14988       X86CC = X86::COND_S;
14989       break;
14990     case Intrinsic::x86_sse42_pcmpistriz128:
14991       Opcode = X86ISD::PCMPISTRI;
14992       X86CC = X86::COND_E;
14993       break;
14994     case Intrinsic::x86_sse42_pcmpestriz128:
14995       Opcode = X86ISD::PCMPESTRI;
14996       X86CC = X86::COND_E;
14997       break;
14998     }
14999     SmallVector<SDValue, 5> NewOps(Op->op_begin()+1, Op->op_end());
15000     SDVTList VTs = DAG.getVTList(Op.getValueType(), MVT::i32);
15001     SDValue PCMP = DAG.getNode(Opcode, dl, VTs, NewOps);
15002     SDValue SetCC = DAG.getNode(X86ISD::SETCC, dl, MVT::i8,
15003                                 DAG.getConstant(X86CC, MVT::i8),
15004                                 SDValue(PCMP.getNode(), 1));
15005     return DAG.getNode(ISD::ZERO_EXTEND, dl, MVT::i32, SetCC);
15006   }
15007
15008   case Intrinsic::x86_sse42_pcmpistri128:
15009   case Intrinsic::x86_sse42_pcmpestri128: {
15010     unsigned Opcode;
15011     if (IntNo == Intrinsic::x86_sse42_pcmpistri128)
15012       Opcode = X86ISD::PCMPISTRI;
15013     else
15014       Opcode = X86ISD::PCMPESTRI;
15015
15016     SmallVector<SDValue, 5> NewOps(Op->op_begin()+1, Op->op_end());
15017     SDVTList VTs = DAG.getVTList(Op.getValueType(), MVT::i32);
15018     return DAG.getNode(Opcode, dl, VTs, NewOps);
15019   }
15020
15021   case Intrinsic::x86_fma_mask_vfmadd_ps_512:
15022   case Intrinsic::x86_fma_mask_vfmadd_pd_512:
15023   case Intrinsic::x86_fma_mask_vfmsub_ps_512:
15024   case Intrinsic::x86_fma_mask_vfmsub_pd_512:
15025   case Intrinsic::x86_fma_mask_vfnmadd_ps_512:
15026   case Intrinsic::x86_fma_mask_vfnmadd_pd_512:
15027   case Intrinsic::x86_fma_mask_vfnmsub_ps_512:
15028   case Intrinsic::x86_fma_mask_vfnmsub_pd_512:
15029   case Intrinsic::x86_fma_mask_vfmaddsub_ps_512:
15030   case Intrinsic::x86_fma_mask_vfmaddsub_pd_512:
15031   case Intrinsic::x86_fma_mask_vfmsubadd_ps_512:
15032   case Intrinsic::x86_fma_mask_vfmsubadd_pd_512: {
15033     auto *SAE = cast<ConstantSDNode>(Op.getOperand(5));
15034     if (SAE->getZExtValue() == X86::STATIC_ROUNDING::CUR_DIRECTION)
15035       return getVectorMaskingNode(DAG.getNode(getOpcodeForFMAIntrinsic(IntNo),
15036                                               dl, Op.getValueType(),
15037                                               Op.getOperand(1),
15038                                               Op.getOperand(2),
15039                                               Op.getOperand(3)),
15040                                   Op.getOperand(4), Op.getOperand(1), DAG);
15041     else
15042       return SDValue();
15043   }
15044
15045   case Intrinsic::x86_fma_vfmadd_ps:
15046   case Intrinsic::x86_fma_vfmadd_pd:
15047   case Intrinsic::x86_fma_vfmsub_ps:
15048   case Intrinsic::x86_fma_vfmsub_pd:
15049   case Intrinsic::x86_fma_vfnmadd_ps:
15050   case Intrinsic::x86_fma_vfnmadd_pd:
15051   case Intrinsic::x86_fma_vfnmsub_ps:
15052   case Intrinsic::x86_fma_vfnmsub_pd:
15053   case Intrinsic::x86_fma_vfmaddsub_ps:
15054   case Intrinsic::x86_fma_vfmaddsub_pd:
15055   case Intrinsic::x86_fma_vfmsubadd_ps:
15056   case Intrinsic::x86_fma_vfmsubadd_pd:
15057   case Intrinsic::x86_fma_vfmadd_ps_256:
15058   case Intrinsic::x86_fma_vfmadd_pd_256:
15059   case Intrinsic::x86_fma_vfmsub_ps_256:
15060   case Intrinsic::x86_fma_vfmsub_pd_256:
15061   case Intrinsic::x86_fma_vfnmadd_ps_256:
15062   case Intrinsic::x86_fma_vfnmadd_pd_256:
15063   case Intrinsic::x86_fma_vfnmsub_ps_256:
15064   case Intrinsic::x86_fma_vfnmsub_pd_256:
15065   case Intrinsic::x86_fma_vfmaddsub_ps_256:
15066   case Intrinsic::x86_fma_vfmaddsub_pd_256:
15067   case Intrinsic::x86_fma_vfmsubadd_ps_256:
15068   case Intrinsic::x86_fma_vfmsubadd_pd_256:
15069     return DAG.getNode(getOpcodeForFMAIntrinsic(IntNo), dl, Op.getValueType(),
15070                        Op.getOperand(1), Op.getOperand(2), Op.getOperand(3));
15071   }
15072 }
15073
15074 static SDValue getGatherNode(unsigned Opc, SDValue Op, SelectionDAG &DAG,
15075                               SDValue Src, SDValue Mask, SDValue Base,
15076                               SDValue Index, SDValue ScaleOp, SDValue Chain,
15077                               const X86Subtarget * Subtarget) {
15078   SDLoc dl(Op);
15079   ConstantSDNode *C = dyn_cast<ConstantSDNode>(ScaleOp);
15080   assert(C && "Invalid scale type");
15081   SDValue Scale = DAG.getTargetConstant(C->getZExtValue(), MVT::i8);
15082   EVT MaskVT = MVT::getVectorVT(MVT::i1,
15083                              Index.getSimpleValueType().getVectorNumElements());
15084   SDValue MaskInReg;
15085   ConstantSDNode *MaskC = dyn_cast<ConstantSDNode>(Mask);
15086   if (MaskC)
15087     MaskInReg = DAG.getTargetConstant(MaskC->getSExtValue(), MaskVT);
15088   else
15089     MaskInReg = DAG.getNode(ISD::BITCAST, dl, MaskVT, Mask);
15090   SDVTList VTs = DAG.getVTList(Op.getValueType(), MaskVT, MVT::Other);
15091   SDValue Disp = DAG.getTargetConstant(0, MVT::i32);
15092   SDValue Segment = DAG.getRegister(0, MVT::i32);
15093   if (Src.getOpcode() == ISD::UNDEF)
15094     Src = getZeroVector(Op.getValueType(), Subtarget, DAG, dl);
15095   SDValue Ops[] = {Src, MaskInReg, Base, Scale, Index, Disp, Segment, Chain};
15096   SDNode *Res = DAG.getMachineNode(Opc, dl, VTs, Ops);
15097   SDValue RetOps[] = { SDValue(Res, 0), SDValue(Res, 2) };
15098   return DAG.getMergeValues(RetOps, dl);
15099 }
15100
15101 static SDValue getScatterNode(unsigned Opc, SDValue Op, SelectionDAG &DAG,
15102                                SDValue Src, SDValue Mask, SDValue Base,
15103                                SDValue Index, SDValue ScaleOp, SDValue Chain) {
15104   SDLoc dl(Op);
15105   ConstantSDNode *C = dyn_cast<ConstantSDNode>(ScaleOp);
15106   assert(C && "Invalid scale type");
15107   SDValue Scale = DAG.getTargetConstant(C->getZExtValue(), MVT::i8);
15108   SDValue Disp = DAG.getTargetConstant(0, MVT::i32);
15109   SDValue Segment = DAG.getRegister(0, MVT::i32);
15110   EVT MaskVT = MVT::getVectorVT(MVT::i1,
15111                              Index.getSimpleValueType().getVectorNumElements());
15112   SDValue MaskInReg;
15113   ConstantSDNode *MaskC = dyn_cast<ConstantSDNode>(Mask);
15114   if (MaskC)
15115     MaskInReg = DAG.getTargetConstant(MaskC->getSExtValue(), MaskVT);
15116   else
15117     MaskInReg = DAG.getNode(ISD::BITCAST, dl, MaskVT, Mask);
15118   SDVTList VTs = DAG.getVTList(MaskVT, MVT::Other);
15119   SDValue Ops[] = {Base, Scale, Index, Disp, Segment, MaskInReg, Src, Chain};
15120   SDNode *Res = DAG.getMachineNode(Opc, dl, VTs, Ops);
15121   return SDValue(Res, 1);
15122 }
15123
15124 static SDValue getPrefetchNode(unsigned Opc, SDValue Op, SelectionDAG &DAG,
15125                                SDValue Mask, SDValue Base, SDValue Index,
15126                                SDValue ScaleOp, SDValue Chain) {
15127   SDLoc dl(Op);
15128   ConstantSDNode *C = dyn_cast<ConstantSDNode>(ScaleOp);
15129   assert(C && "Invalid scale type");
15130   SDValue Scale = DAG.getTargetConstant(C->getZExtValue(), MVT::i8);
15131   SDValue Disp = DAG.getTargetConstant(0, MVT::i32);
15132   SDValue Segment = DAG.getRegister(0, MVT::i32);
15133   EVT MaskVT =
15134     MVT::getVectorVT(MVT::i1, Index.getSimpleValueType().getVectorNumElements());
15135   SDValue MaskInReg;
15136   ConstantSDNode *MaskC = dyn_cast<ConstantSDNode>(Mask);
15137   if (MaskC)
15138     MaskInReg = DAG.getTargetConstant(MaskC->getSExtValue(), MaskVT);
15139   else
15140     MaskInReg = DAG.getNode(ISD::BITCAST, dl, MaskVT, Mask);
15141   //SDVTList VTs = DAG.getVTList(MVT::Other);
15142   SDValue Ops[] = {MaskInReg, Base, Scale, Index, Disp, Segment, Chain};
15143   SDNode *Res = DAG.getMachineNode(Opc, dl, MVT::Other, Ops);
15144   return SDValue(Res, 0);
15145 }
15146
15147 // getReadPerformanceCounter - Handles the lowering of builtin intrinsics that
15148 // read performance monitor counters (x86_rdpmc).
15149 static void getReadPerformanceCounter(SDNode *N, SDLoc DL,
15150                               SelectionDAG &DAG, const X86Subtarget *Subtarget,
15151                               SmallVectorImpl<SDValue> &Results) {
15152   assert(N->getNumOperands() == 3 && "Unexpected number of operands!");
15153   SDVTList Tys = DAG.getVTList(MVT::Other, MVT::Glue);
15154   SDValue LO, HI;
15155
15156   // The ECX register is used to select the index of the performance counter
15157   // to read.
15158   SDValue Chain = DAG.getCopyToReg(N->getOperand(0), DL, X86::ECX,
15159                                    N->getOperand(2));
15160   SDValue rd = DAG.getNode(X86ISD::RDPMC_DAG, DL, Tys, Chain);
15161
15162   // Reads the content of a 64-bit performance counter and returns it in the
15163   // registers EDX:EAX.
15164   if (Subtarget->is64Bit()) {
15165     LO = DAG.getCopyFromReg(rd, DL, X86::RAX, MVT::i64, rd.getValue(1));
15166     HI = DAG.getCopyFromReg(LO.getValue(1), DL, X86::RDX, MVT::i64,
15167                             LO.getValue(2));
15168   } else {
15169     LO = DAG.getCopyFromReg(rd, DL, X86::EAX, MVT::i32, rd.getValue(1));
15170     HI = DAG.getCopyFromReg(LO.getValue(1), DL, X86::EDX, MVT::i32,
15171                             LO.getValue(2));
15172   }
15173   Chain = HI.getValue(1);
15174
15175   if (Subtarget->is64Bit()) {
15176     // The EAX register is loaded with the low-order 32 bits. The EDX register
15177     // is loaded with the supported high-order bits of the counter.
15178     SDValue Tmp = DAG.getNode(ISD::SHL, DL, MVT::i64, HI,
15179                               DAG.getConstant(32, MVT::i8));
15180     Results.push_back(DAG.getNode(ISD::OR, DL, MVT::i64, LO, Tmp));
15181     Results.push_back(Chain);
15182     return;
15183   }
15184
15185   // Use a buildpair to merge the two 32-bit values into a 64-bit one.
15186   SDValue Ops[] = { LO, HI };
15187   SDValue Pair = DAG.getNode(ISD::BUILD_PAIR, DL, MVT::i64, Ops);
15188   Results.push_back(Pair);
15189   Results.push_back(Chain);
15190 }
15191
15192 // getReadTimeStampCounter - Handles the lowering of builtin intrinsics that
15193 // read the time stamp counter (x86_rdtsc and x86_rdtscp). This function is
15194 // also used to custom lower READCYCLECOUNTER nodes.
15195 static void getReadTimeStampCounter(SDNode *N, SDLoc DL, unsigned Opcode,
15196                               SelectionDAG &DAG, const X86Subtarget *Subtarget,
15197                               SmallVectorImpl<SDValue> &Results) {
15198   SDVTList Tys = DAG.getVTList(MVT::Other, MVT::Glue);
15199   SDValue rd = DAG.getNode(Opcode, DL, Tys, N->getOperand(0));
15200   SDValue LO, HI;
15201
15202   // The processor's time-stamp counter (a 64-bit MSR) is stored into the
15203   // EDX:EAX registers. EDX is loaded with the high-order 32 bits of the MSR
15204   // and the EAX register is loaded with the low-order 32 bits.
15205   if (Subtarget->is64Bit()) {
15206     LO = DAG.getCopyFromReg(rd, DL, X86::RAX, MVT::i64, rd.getValue(1));
15207     HI = DAG.getCopyFromReg(LO.getValue(1), DL, X86::RDX, MVT::i64,
15208                             LO.getValue(2));
15209   } else {
15210     LO = DAG.getCopyFromReg(rd, DL, X86::EAX, MVT::i32, rd.getValue(1));
15211     HI = DAG.getCopyFromReg(LO.getValue(1), DL, X86::EDX, MVT::i32,
15212                             LO.getValue(2));
15213   }
15214   SDValue Chain = HI.getValue(1);
15215
15216   if (Opcode == X86ISD::RDTSCP_DAG) {
15217     assert(N->getNumOperands() == 3 && "Unexpected number of operands!");
15218
15219     // Instruction RDTSCP loads the IA32:TSC_AUX_MSR (address C000_0103H) into
15220     // the ECX register. Add 'ecx' explicitly to the chain.
15221     SDValue ecx = DAG.getCopyFromReg(Chain, DL, X86::ECX, MVT::i32,
15222                                      HI.getValue(2));
15223     // Explicitly store the content of ECX at the location passed in input
15224     // to the 'rdtscp' intrinsic.
15225     Chain = DAG.getStore(ecx.getValue(1), DL, ecx, N->getOperand(2),
15226                          MachinePointerInfo(), false, false, 0);
15227   }
15228
15229   if (Subtarget->is64Bit()) {
15230     // The EDX register is loaded with the high-order 32 bits of the MSR, and
15231     // the EAX register is loaded with the low-order 32 bits.
15232     SDValue Tmp = DAG.getNode(ISD::SHL, DL, MVT::i64, HI,
15233                               DAG.getConstant(32, MVT::i8));
15234     Results.push_back(DAG.getNode(ISD::OR, DL, MVT::i64, LO, Tmp));
15235     Results.push_back(Chain);
15236     return;
15237   }
15238
15239   // Use a buildpair to merge the two 32-bit values into a 64-bit one.
15240   SDValue Ops[] = { LO, HI };
15241   SDValue Pair = DAG.getNode(ISD::BUILD_PAIR, DL, MVT::i64, Ops);
15242   Results.push_back(Pair);
15243   Results.push_back(Chain);
15244 }
15245
15246 static SDValue LowerREADCYCLECOUNTER(SDValue Op, const X86Subtarget *Subtarget,
15247                                      SelectionDAG &DAG) {
15248   SmallVector<SDValue, 2> Results;
15249   SDLoc DL(Op);
15250   getReadTimeStampCounter(Op.getNode(), DL, X86ISD::RDTSC_DAG, DAG, Subtarget,
15251                           Results);
15252   return DAG.getMergeValues(Results, DL);
15253 }
15254
15255
15256 static SDValue LowerINTRINSIC_W_CHAIN(SDValue Op, const X86Subtarget *Subtarget,
15257                                       SelectionDAG &DAG) {
15258   unsigned IntNo = cast<ConstantSDNode>(Op.getOperand(1))->getZExtValue();
15259
15260   const IntrinsicData* IntrData = getIntrinsicWithChain(IntNo);
15261   if (!IntrData)
15262     return SDValue();
15263
15264   SDLoc dl(Op);
15265   switch(IntrData->Type) {
15266   default:
15267     llvm_unreachable("Unknown Intrinsic Type");
15268     break;    
15269   case RDSEED:
15270   case RDRAND: {
15271     // Emit the node with the right value type.
15272     SDVTList VTs = DAG.getVTList(Op->getValueType(0), MVT::Glue, MVT::Other);
15273     SDValue Result = DAG.getNode(IntrData->Opc0, dl, VTs, Op.getOperand(0));
15274
15275     // If the value returned by RDRAND/RDSEED was valid (CF=1), return 1.
15276     // Otherwise return the value from Rand, which is always 0, casted to i32.
15277     SDValue Ops[] = { DAG.getZExtOrTrunc(Result, dl, Op->getValueType(1)),
15278                       DAG.getConstant(1, Op->getValueType(1)),
15279                       DAG.getConstant(X86::COND_B, MVT::i32),
15280                       SDValue(Result.getNode(), 1) };
15281     SDValue isValid = DAG.getNode(X86ISD::CMOV, dl,
15282                                   DAG.getVTList(Op->getValueType(1), MVT::Glue),
15283                                   Ops);
15284
15285     // Return { result, isValid, chain }.
15286     return DAG.getNode(ISD::MERGE_VALUES, dl, Op->getVTList(), Result, isValid,
15287                        SDValue(Result.getNode(), 2));
15288   }
15289   case GATHER: {
15290   //gather(v1, mask, index, base, scale);
15291     SDValue Chain = Op.getOperand(0);
15292     SDValue Src   = Op.getOperand(2);
15293     SDValue Base  = Op.getOperand(3);
15294     SDValue Index = Op.getOperand(4);
15295     SDValue Mask  = Op.getOperand(5);
15296     SDValue Scale = Op.getOperand(6);
15297     return getGatherNode(IntrData->Opc0, Op, DAG, Src, Mask, Base, Index, Scale, Chain,
15298                           Subtarget);
15299   }
15300   case SCATTER: {
15301   //scatter(base, mask, index, v1, scale);
15302     SDValue Chain = Op.getOperand(0);
15303     SDValue Base  = Op.getOperand(2);
15304     SDValue Mask  = Op.getOperand(3);
15305     SDValue Index = Op.getOperand(4);
15306     SDValue Src   = Op.getOperand(5);
15307     SDValue Scale = Op.getOperand(6);
15308     return getScatterNode(IntrData->Opc0, Op, DAG, Src, Mask, Base, Index, Scale, Chain);
15309   }
15310   case PREFETCH: {
15311     SDValue Hint = Op.getOperand(6);
15312     unsigned HintVal;
15313     if (dyn_cast<ConstantSDNode> (Hint) == nullptr ||
15314         (HintVal = dyn_cast<ConstantSDNode> (Hint)->getZExtValue()) > 1)
15315       llvm_unreachable("Wrong prefetch hint in intrinsic: should be 0 or 1");
15316     unsigned Opcode = (HintVal ? IntrData->Opc1 : IntrData->Opc0);
15317     SDValue Chain = Op.getOperand(0);
15318     SDValue Mask  = Op.getOperand(2);
15319     SDValue Index = Op.getOperand(3);
15320     SDValue Base  = Op.getOperand(4);
15321     SDValue Scale = Op.getOperand(5);
15322     return getPrefetchNode(Opcode, Op, DAG, Mask, Base, Index, Scale, Chain);
15323   }
15324   // Read Time Stamp Counter (RDTSC) and Processor ID (RDTSCP).
15325   case RDTSC: {
15326     SmallVector<SDValue, 2> Results;
15327     getReadTimeStampCounter(Op.getNode(), dl, IntrData->Opc0, DAG, Subtarget, Results);
15328     return DAG.getMergeValues(Results, dl);
15329   }
15330   // Read Performance Monitoring Counters.
15331   case RDPMC: {
15332     SmallVector<SDValue, 2> Results;
15333     getReadPerformanceCounter(Op.getNode(), dl, DAG, Subtarget, Results);
15334     return DAG.getMergeValues(Results, dl);
15335   }
15336   // XTEST intrinsics.
15337   case XTEST: {
15338     SDVTList VTs = DAG.getVTList(Op->getValueType(0), MVT::Other);
15339     SDValue InTrans = DAG.getNode(IntrData->Opc0, dl, VTs, Op.getOperand(0));
15340     SDValue SetCC = DAG.getNode(X86ISD::SETCC, dl, MVT::i8,
15341                                 DAG.getConstant(X86::COND_NE, MVT::i8),
15342                                 InTrans);
15343     SDValue Ret = DAG.getNode(ISD::ZERO_EXTEND, dl, Op->getValueType(0), SetCC);
15344     return DAG.getNode(ISD::MERGE_VALUES, dl, Op->getVTList(),
15345                        Ret, SDValue(InTrans.getNode(), 1));
15346   }
15347   // ADC/ADCX/SBB
15348   case ADX: {
15349     SmallVector<SDValue, 2> Results;
15350     SDVTList CFVTs = DAG.getVTList(Op->getValueType(0), MVT::Other);
15351     SDVTList VTs = DAG.getVTList(Op.getOperand(3)->getValueType(0), MVT::Other);
15352     SDValue GenCF = DAG.getNode(X86ISD::ADD, dl, CFVTs, Op.getOperand(2),
15353                                 DAG.getConstant(-1, MVT::i8));
15354     SDValue Res = DAG.getNode(IntrData->Opc0, dl, VTs, Op.getOperand(3),
15355                               Op.getOperand(4), GenCF.getValue(1));
15356     SDValue Store = DAG.getStore(Op.getOperand(0), dl, Res.getValue(0),
15357                                  Op.getOperand(5), MachinePointerInfo(),
15358                                  false, false, 0);
15359     SDValue SetCC = DAG.getNode(X86ISD::SETCC, dl, MVT::i8,
15360                                 DAG.getConstant(X86::COND_B, MVT::i8),
15361                                 Res.getValue(1));
15362     Results.push_back(SetCC);
15363     Results.push_back(Store);
15364     return DAG.getMergeValues(Results, dl);
15365   }
15366   }
15367 }
15368
15369 SDValue X86TargetLowering::LowerRETURNADDR(SDValue Op,
15370                                            SelectionDAG &DAG) const {
15371   MachineFrameInfo *MFI = DAG.getMachineFunction().getFrameInfo();
15372   MFI->setReturnAddressIsTaken(true);
15373
15374   if (verifyReturnAddressArgumentIsConstant(Op, DAG))
15375     return SDValue();
15376
15377   unsigned Depth = cast<ConstantSDNode>(Op.getOperand(0))->getZExtValue();
15378   SDLoc dl(Op);
15379   EVT PtrVT = getPointerTy();
15380
15381   if (Depth > 0) {
15382     SDValue FrameAddr = LowerFRAMEADDR(Op, DAG);
15383     const X86RegisterInfo *RegInfo = static_cast<const X86RegisterInfo *>(
15384         DAG.getSubtarget().getRegisterInfo());
15385     SDValue Offset = DAG.getConstant(RegInfo->getSlotSize(), PtrVT);
15386     return DAG.getLoad(PtrVT, dl, DAG.getEntryNode(),
15387                        DAG.getNode(ISD::ADD, dl, PtrVT,
15388                                    FrameAddr, Offset),
15389                        MachinePointerInfo(), false, false, false, 0);
15390   }
15391
15392   // Just load the return address.
15393   SDValue RetAddrFI = getReturnAddressFrameIndex(DAG);
15394   return DAG.getLoad(PtrVT, dl, DAG.getEntryNode(),
15395                      RetAddrFI, MachinePointerInfo(), false, false, false, 0);
15396 }
15397
15398 SDValue X86TargetLowering::LowerFRAMEADDR(SDValue Op, SelectionDAG &DAG) const {
15399   MachineFrameInfo *MFI = DAG.getMachineFunction().getFrameInfo();
15400   MFI->setFrameAddressIsTaken(true);
15401
15402   EVT VT = Op.getValueType();
15403   SDLoc dl(Op);  // FIXME probably not meaningful
15404   unsigned Depth = cast<ConstantSDNode>(Op.getOperand(0))->getZExtValue();
15405   const X86RegisterInfo *RegInfo = static_cast<const X86RegisterInfo *>(
15406       DAG.getSubtarget().getRegisterInfo());
15407   unsigned FrameReg = RegInfo->getFrameRegister(DAG.getMachineFunction());
15408   assert(((FrameReg == X86::RBP && VT == MVT::i64) ||
15409           (FrameReg == X86::EBP && VT == MVT::i32)) &&
15410          "Invalid Frame Register!");
15411   SDValue FrameAddr = DAG.getCopyFromReg(DAG.getEntryNode(), dl, FrameReg, VT);
15412   while (Depth--)
15413     FrameAddr = DAG.getLoad(VT, dl, DAG.getEntryNode(), FrameAddr,
15414                             MachinePointerInfo(),
15415                             false, false, false, 0);
15416   return FrameAddr;
15417 }
15418
15419 // FIXME? Maybe this could be a TableGen attribute on some registers and
15420 // this table could be generated automatically from RegInfo.
15421 unsigned X86TargetLowering::getRegisterByName(const char* RegName,
15422                                               EVT VT) const {
15423   unsigned Reg = StringSwitch<unsigned>(RegName)
15424                        .Case("esp", X86::ESP)
15425                        .Case("rsp", X86::RSP)
15426                        .Default(0);
15427   if (Reg)
15428     return Reg;
15429   report_fatal_error("Invalid register name global variable");
15430 }
15431
15432 SDValue X86TargetLowering::LowerFRAME_TO_ARGS_OFFSET(SDValue Op,
15433                                                      SelectionDAG &DAG) const {
15434   const X86RegisterInfo *RegInfo = static_cast<const X86RegisterInfo *>(
15435       DAG.getSubtarget().getRegisterInfo());
15436   return DAG.getIntPtrConstant(2 * RegInfo->getSlotSize());
15437 }
15438
15439 SDValue X86TargetLowering::LowerEH_RETURN(SDValue Op, SelectionDAG &DAG) const {
15440   SDValue Chain     = Op.getOperand(0);
15441   SDValue Offset    = Op.getOperand(1);
15442   SDValue Handler   = Op.getOperand(2);
15443   SDLoc dl      (Op);
15444
15445   EVT PtrVT = getPointerTy();
15446   const X86RegisterInfo *RegInfo = static_cast<const X86RegisterInfo *>(
15447       DAG.getSubtarget().getRegisterInfo());
15448   unsigned FrameReg = RegInfo->getFrameRegister(DAG.getMachineFunction());
15449   assert(((FrameReg == X86::RBP && PtrVT == MVT::i64) ||
15450           (FrameReg == X86::EBP && PtrVT == MVT::i32)) &&
15451          "Invalid Frame Register!");
15452   SDValue Frame = DAG.getCopyFromReg(DAG.getEntryNode(), dl, FrameReg, PtrVT);
15453   unsigned StoreAddrReg = (PtrVT == MVT::i64) ? X86::RCX : X86::ECX;
15454
15455   SDValue StoreAddr = DAG.getNode(ISD::ADD, dl, PtrVT, Frame,
15456                                  DAG.getIntPtrConstant(RegInfo->getSlotSize()));
15457   StoreAddr = DAG.getNode(ISD::ADD, dl, PtrVT, StoreAddr, Offset);
15458   Chain = DAG.getStore(Chain, dl, Handler, StoreAddr, MachinePointerInfo(),
15459                        false, false, 0);
15460   Chain = DAG.getCopyToReg(Chain, dl, StoreAddrReg, StoreAddr);
15461
15462   return DAG.getNode(X86ISD::EH_RETURN, dl, MVT::Other, Chain,
15463                      DAG.getRegister(StoreAddrReg, PtrVT));
15464 }
15465
15466 SDValue X86TargetLowering::lowerEH_SJLJ_SETJMP(SDValue Op,
15467                                                SelectionDAG &DAG) const {
15468   SDLoc DL(Op);
15469   return DAG.getNode(X86ISD::EH_SJLJ_SETJMP, DL,
15470                      DAG.getVTList(MVT::i32, MVT::Other),
15471                      Op.getOperand(0), Op.getOperand(1));
15472 }
15473
15474 SDValue X86TargetLowering::lowerEH_SJLJ_LONGJMP(SDValue Op,
15475                                                 SelectionDAG &DAG) const {
15476   SDLoc DL(Op);
15477   return DAG.getNode(X86ISD::EH_SJLJ_LONGJMP, DL, MVT::Other,
15478                      Op.getOperand(0), Op.getOperand(1));
15479 }
15480
15481 static SDValue LowerADJUST_TRAMPOLINE(SDValue Op, SelectionDAG &DAG) {
15482   return Op.getOperand(0);
15483 }
15484
15485 SDValue X86TargetLowering::LowerINIT_TRAMPOLINE(SDValue Op,
15486                                                 SelectionDAG &DAG) const {
15487   SDValue Root = Op.getOperand(0);
15488   SDValue Trmp = Op.getOperand(1); // trampoline
15489   SDValue FPtr = Op.getOperand(2); // nested function
15490   SDValue Nest = Op.getOperand(3); // 'nest' parameter value
15491   SDLoc dl (Op);
15492
15493   const Value *TrmpAddr = cast<SrcValueSDNode>(Op.getOperand(4))->getValue();
15494   const TargetRegisterInfo *TRI = DAG.getSubtarget().getRegisterInfo();
15495
15496   if (Subtarget->is64Bit()) {
15497     SDValue OutChains[6];
15498
15499     // Large code-model.
15500     const unsigned char JMP64r  = 0xFF; // 64-bit jmp through register opcode.
15501     const unsigned char MOV64ri = 0xB8; // X86::MOV64ri opcode.
15502
15503     const unsigned char N86R10 = TRI->getEncodingValue(X86::R10) & 0x7;
15504     const unsigned char N86R11 = TRI->getEncodingValue(X86::R11) & 0x7;
15505
15506     const unsigned char REX_WB = 0x40 | 0x08 | 0x01; // REX prefix
15507
15508     // Load the pointer to the nested function into R11.
15509     unsigned OpCode = ((MOV64ri | N86R11) << 8) | REX_WB; // movabsq r11
15510     SDValue Addr = Trmp;
15511     OutChains[0] = DAG.getStore(Root, dl, DAG.getConstant(OpCode, MVT::i16),
15512                                 Addr, MachinePointerInfo(TrmpAddr),
15513                                 false, false, 0);
15514
15515     Addr = DAG.getNode(ISD::ADD, dl, MVT::i64, Trmp,
15516                        DAG.getConstant(2, MVT::i64));
15517     OutChains[1] = DAG.getStore(Root, dl, FPtr, Addr,
15518                                 MachinePointerInfo(TrmpAddr, 2),
15519                                 false, false, 2);
15520
15521     // Load the 'nest' parameter value into R10.
15522     // R10 is specified in X86CallingConv.td
15523     OpCode = ((MOV64ri | N86R10) << 8) | REX_WB; // movabsq r10
15524     Addr = DAG.getNode(ISD::ADD, dl, MVT::i64, Trmp,
15525                        DAG.getConstant(10, MVT::i64));
15526     OutChains[2] = DAG.getStore(Root, dl, DAG.getConstant(OpCode, MVT::i16),
15527                                 Addr, MachinePointerInfo(TrmpAddr, 10),
15528                                 false, false, 0);
15529
15530     Addr = DAG.getNode(ISD::ADD, dl, MVT::i64, Trmp,
15531                        DAG.getConstant(12, MVT::i64));
15532     OutChains[3] = DAG.getStore(Root, dl, Nest, Addr,
15533                                 MachinePointerInfo(TrmpAddr, 12),
15534                                 false, false, 2);
15535
15536     // Jump to the nested function.
15537     OpCode = (JMP64r << 8) | REX_WB; // jmpq *...
15538     Addr = DAG.getNode(ISD::ADD, dl, MVT::i64, Trmp,
15539                        DAG.getConstant(20, MVT::i64));
15540     OutChains[4] = DAG.getStore(Root, dl, DAG.getConstant(OpCode, MVT::i16),
15541                                 Addr, MachinePointerInfo(TrmpAddr, 20),
15542                                 false, false, 0);
15543
15544     unsigned char ModRM = N86R11 | (4 << 3) | (3 << 6); // ...r11
15545     Addr = DAG.getNode(ISD::ADD, dl, MVT::i64, Trmp,
15546                        DAG.getConstant(22, MVT::i64));
15547     OutChains[5] = DAG.getStore(Root, dl, DAG.getConstant(ModRM, MVT::i8), Addr,
15548                                 MachinePointerInfo(TrmpAddr, 22),
15549                                 false, false, 0);
15550
15551     return DAG.getNode(ISD::TokenFactor, dl, MVT::Other, OutChains);
15552   } else {
15553     const Function *Func =
15554       cast<Function>(cast<SrcValueSDNode>(Op.getOperand(5))->getValue());
15555     CallingConv::ID CC = Func->getCallingConv();
15556     unsigned NestReg;
15557
15558     switch (CC) {
15559     default:
15560       llvm_unreachable("Unsupported calling convention");
15561     case CallingConv::C:
15562     case CallingConv::X86_StdCall: {
15563       // Pass 'nest' parameter in ECX.
15564       // Must be kept in sync with X86CallingConv.td
15565       NestReg = X86::ECX;
15566
15567       // Check that ECX wasn't needed by an 'inreg' parameter.
15568       FunctionType *FTy = Func->getFunctionType();
15569       const AttributeSet &Attrs = Func->getAttributes();
15570
15571       if (!Attrs.isEmpty() && !Func->isVarArg()) {
15572         unsigned InRegCount = 0;
15573         unsigned Idx = 1;
15574
15575         for (FunctionType::param_iterator I = FTy->param_begin(),
15576              E = FTy->param_end(); I != E; ++I, ++Idx)
15577           if (Attrs.hasAttribute(Idx, Attribute::InReg))
15578             // FIXME: should only count parameters that are lowered to integers.
15579             InRegCount += (TD->getTypeSizeInBits(*I) + 31) / 32;
15580
15581         if (InRegCount > 2) {
15582           report_fatal_error("Nest register in use - reduce number of inreg"
15583                              " parameters!");
15584         }
15585       }
15586       break;
15587     }
15588     case CallingConv::X86_FastCall:
15589     case CallingConv::X86_ThisCall:
15590     case CallingConv::Fast:
15591       // Pass 'nest' parameter in EAX.
15592       // Must be kept in sync with X86CallingConv.td
15593       NestReg = X86::EAX;
15594       break;
15595     }
15596
15597     SDValue OutChains[4];
15598     SDValue Addr, Disp;
15599
15600     Addr = DAG.getNode(ISD::ADD, dl, MVT::i32, Trmp,
15601                        DAG.getConstant(10, MVT::i32));
15602     Disp = DAG.getNode(ISD::SUB, dl, MVT::i32, FPtr, Addr);
15603
15604     // This is storing the opcode for MOV32ri.
15605     const unsigned char MOV32ri = 0xB8; // X86::MOV32ri's opcode byte.
15606     const unsigned char N86Reg = TRI->getEncodingValue(NestReg) & 0x7;
15607     OutChains[0] = DAG.getStore(Root, dl,
15608                                 DAG.getConstant(MOV32ri|N86Reg, MVT::i8),
15609                                 Trmp, MachinePointerInfo(TrmpAddr),
15610                                 false, false, 0);
15611
15612     Addr = DAG.getNode(ISD::ADD, dl, MVT::i32, Trmp,
15613                        DAG.getConstant(1, MVT::i32));
15614     OutChains[1] = DAG.getStore(Root, dl, Nest, Addr,
15615                                 MachinePointerInfo(TrmpAddr, 1),
15616                                 false, false, 1);
15617
15618     const unsigned char JMP = 0xE9; // jmp <32bit dst> opcode.
15619     Addr = DAG.getNode(ISD::ADD, dl, MVT::i32, Trmp,
15620                        DAG.getConstant(5, MVT::i32));
15621     OutChains[2] = DAG.getStore(Root, dl, DAG.getConstant(JMP, MVT::i8), Addr,
15622                                 MachinePointerInfo(TrmpAddr, 5),
15623                                 false, false, 1);
15624
15625     Addr = DAG.getNode(ISD::ADD, dl, MVT::i32, Trmp,
15626                        DAG.getConstant(6, MVT::i32));
15627     OutChains[3] = DAG.getStore(Root, dl, Disp, Addr,
15628                                 MachinePointerInfo(TrmpAddr, 6),
15629                                 false, false, 1);
15630
15631     return DAG.getNode(ISD::TokenFactor, dl, MVT::Other, OutChains);
15632   }
15633 }
15634
15635 SDValue X86TargetLowering::LowerFLT_ROUNDS_(SDValue Op,
15636                                             SelectionDAG &DAG) const {
15637   /*
15638    The rounding mode is in bits 11:10 of FPSR, and has the following
15639    settings:
15640      00 Round to nearest
15641      01 Round to -inf
15642      10 Round to +inf
15643      11 Round to 0
15644
15645   FLT_ROUNDS, on the other hand, expects the following:
15646     -1 Undefined
15647      0 Round to 0
15648      1 Round to nearest
15649      2 Round to +inf
15650      3 Round to -inf
15651
15652   To perform the conversion, we do:
15653     (((((FPSR & 0x800) >> 11) | ((FPSR & 0x400) >> 9)) + 1) & 3)
15654   */
15655
15656   MachineFunction &MF = DAG.getMachineFunction();
15657   const TargetMachine &TM = MF.getTarget();
15658   const TargetFrameLowering &TFI = *TM.getSubtargetImpl()->getFrameLowering();
15659   unsigned StackAlignment = TFI.getStackAlignment();
15660   MVT VT = Op.getSimpleValueType();
15661   SDLoc DL(Op);
15662
15663   // Save FP Control Word to stack slot
15664   int SSFI = MF.getFrameInfo()->CreateStackObject(2, StackAlignment, false);
15665   SDValue StackSlot = DAG.getFrameIndex(SSFI, getPointerTy());
15666
15667   MachineMemOperand *MMO =
15668    MF.getMachineMemOperand(MachinePointerInfo::getFixedStack(SSFI),
15669                            MachineMemOperand::MOStore, 2, 2);
15670
15671   SDValue Ops[] = { DAG.getEntryNode(), StackSlot };
15672   SDValue Chain = DAG.getMemIntrinsicNode(X86ISD::FNSTCW16m, DL,
15673                                           DAG.getVTList(MVT::Other),
15674                                           Ops, MVT::i16, MMO);
15675
15676   // Load FP Control Word from stack slot
15677   SDValue CWD = DAG.getLoad(MVT::i16, DL, Chain, StackSlot,
15678                             MachinePointerInfo(), false, false, false, 0);
15679
15680   // Transform as necessary
15681   SDValue CWD1 =
15682     DAG.getNode(ISD::SRL, DL, MVT::i16,
15683                 DAG.getNode(ISD::AND, DL, MVT::i16,
15684                             CWD, DAG.getConstant(0x800, MVT::i16)),
15685                 DAG.getConstant(11, MVT::i8));
15686   SDValue CWD2 =
15687     DAG.getNode(ISD::SRL, DL, MVT::i16,
15688                 DAG.getNode(ISD::AND, DL, MVT::i16,
15689                             CWD, DAG.getConstant(0x400, MVT::i16)),
15690                 DAG.getConstant(9, MVT::i8));
15691
15692   SDValue RetVal =
15693     DAG.getNode(ISD::AND, DL, MVT::i16,
15694                 DAG.getNode(ISD::ADD, DL, MVT::i16,
15695                             DAG.getNode(ISD::OR, DL, MVT::i16, CWD1, CWD2),
15696                             DAG.getConstant(1, MVT::i16)),
15697                 DAG.getConstant(3, MVT::i16));
15698
15699   return DAG.getNode((VT.getSizeInBits() < 16 ?
15700                       ISD::TRUNCATE : ISD::ZERO_EXTEND), DL, VT, RetVal);
15701 }
15702
15703 static SDValue LowerCTLZ(SDValue Op, SelectionDAG &DAG) {
15704   MVT VT = Op.getSimpleValueType();
15705   EVT OpVT = VT;
15706   unsigned NumBits = VT.getSizeInBits();
15707   SDLoc dl(Op);
15708
15709   Op = Op.getOperand(0);
15710   if (VT == MVT::i8) {
15711     // Zero extend to i32 since there is not an i8 bsr.
15712     OpVT = MVT::i32;
15713     Op = DAG.getNode(ISD::ZERO_EXTEND, dl, OpVT, Op);
15714   }
15715
15716   // Issue a bsr (scan bits in reverse) which also sets EFLAGS.
15717   SDVTList VTs = DAG.getVTList(OpVT, MVT::i32);
15718   Op = DAG.getNode(X86ISD::BSR, dl, VTs, Op);
15719
15720   // If src is zero (i.e. bsr sets ZF), returns NumBits.
15721   SDValue Ops[] = {
15722     Op,
15723     DAG.getConstant(NumBits+NumBits-1, OpVT),
15724     DAG.getConstant(X86::COND_E, MVT::i8),
15725     Op.getValue(1)
15726   };
15727   Op = DAG.getNode(X86ISD::CMOV, dl, OpVT, Ops);
15728
15729   // Finally xor with NumBits-1.
15730   Op = DAG.getNode(ISD::XOR, dl, OpVT, Op, DAG.getConstant(NumBits-1, OpVT));
15731
15732   if (VT == MVT::i8)
15733     Op = DAG.getNode(ISD::TRUNCATE, dl, MVT::i8, Op);
15734   return Op;
15735 }
15736
15737 static SDValue LowerCTLZ_ZERO_UNDEF(SDValue Op, SelectionDAG &DAG) {
15738   MVT VT = Op.getSimpleValueType();
15739   EVT OpVT = VT;
15740   unsigned NumBits = VT.getSizeInBits();
15741   SDLoc dl(Op);
15742
15743   Op = Op.getOperand(0);
15744   if (VT == MVT::i8) {
15745     // Zero extend to i32 since there is not an i8 bsr.
15746     OpVT = MVT::i32;
15747     Op = DAG.getNode(ISD::ZERO_EXTEND, dl, OpVT, Op);
15748   }
15749
15750   // Issue a bsr (scan bits in reverse).
15751   SDVTList VTs = DAG.getVTList(OpVT, MVT::i32);
15752   Op = DAG.getNode(X86ISD::BSR, dl, VTs, Op);
15753
15754   // And xor with NumBits-1.
15755   Op = DAG.getNode(ISD::XOR, dl, OpVT, Op, DAG.getConstant(NumBits-1, OpVT));
15756
15757   if (VT == MVT::i8)
15758     Op = DAG.getNode(ISD::TRUNCATE, dl, MVT::i8, Op);
15759   return Op;
15760 }
15761
15762 static SDValue LowerCTTZ(SDValue Op, SelectionDAG &DAG) {
15763   MVT VT = Op.getSimpleValueType();
15764   unsigned NumBits = VT.getSizeInBits();
15765   SDLoc dl(Op);
15766   Op = Op.getOperand(0);
15767
15768   // Issue a bsf (scan bits forward) which also sets EFLAGS.
15769   SDVTList VTs = DAG.getVTList(VT, MVT::i32);
15770   Op = DAG.getNode(X86ISD::BSF, dl, VTs, Op);
15771
15772   // If src is zero (i.e. bsf sets ZF), returns NumBits.
15773   SDValue Ops[] = {
15774     Op,
15775     DAG.getConstant(NumBits, VT),
15776     DAG.getConstant(X86::COND_E, MVT::i8),
15777     Op.getValue(1)
15778   };
15779   return DAG.getNode(X86ISD::CMOV, dl, VT, Ops);
15780 }
15781
15782 // Lower256IntArith - Break a 256-bit integer operation into two new 128-bit
15783 // ones, and then concatenate the result back.
15784 static SDValue Lower256IntArith(SDValue Op, SelectionDAG &DAG) {
15785   MVT VT = Op.getSimpleValueType();
15786
15787   assert(VT.is256BitVector() && VT.isInteger() &&
15788          "Unsupported value type for operation");
15789
15790   unsigned NumElems = VT.getVectorNumElements();
15791   SDLoc dl(Op);
15792
15793   // Extract the LHS vectors
15794   SDValue LHS = Op.getOperand(0);
15795   SDValue LHS1 = Extract128BitVector(LHS, 0, DAG, dl);
15796   SDValue LHS2 = Extract128BitVector(LHS, NumElems/2, DAG, dl);
15797
15798   // Extract the RHS vectors
15799   SDValue RHS = Op.getOperand(1);
15800   SDValue RHS1 = Extract128BitVector(RHS, 0, DAG, dl);
15801   SDValue RHS2 = Extract128BitVector(RHS, NumElems/2, DAG, dl);
15802
15803   MVT EltVT = VT.getVectorElementType();
15804   MVT NewVT = MVT::getVectorVT(EltVT, NumElems/2);
15805
15806   return DAG.getNode(ISD::CONCAT_VECTORS, dl, VT,
15807                      DAG.getNode(Op.getOpcode(), dl, NewVT, LHS1, RHS1),
15808                      DAG.getNode(Op.getOpcode(), dl, NewVT, LHS2, RHS2));
15809 }
15810
15811 static SDValue LowerADD(SDValue Op, SelectionDAG &DAG) {
15812   assert(Op.getSimpleValueType().is256BitVector() &&
15813          Op.getSimpleValueType().isInteger() &&
15814          "Only handle AVX 256-bit vector integer operation");
15815   return Lower256IntArith(Op, DAG);
15816 }
15817
15818 static SDValue LowerSUB(SDValue Op, SelectionDAG &DAG) {
15819   assert(Op.getSimpleValueType().is256BitVector() &&
15820          Op.getSimpleValueType().isInteger() &&
15821          "Only handle AVX 256-bit vector integer operation");
15822   return Lower256IntArith(Op, DAG);
15823 }
15824
15825 static SDValue LowerMUL(SDValue Op, const X86Subtarget *Subtarget,
15826                         SelectionDAG &DAG) {
15827   SDLoc dl(Op);
15828   MVT VT = Op.getSimpleValueType();
15829
15830   // Decompose 256-bit ops into smaller 128-bit ops.
15831   if (VT.is256BitVector() && !Subtarget->hasInt256())
15832     return Lower256IntArith(Op, DAG);
15833
15834   SDValue A = Op.getOperand(0);
15835   SDValue B = Op.getOperand(1);
15836
15837   // Lower v4i32 mul as 2x shuffle, 2x pmuludq, 2x shuffle.
15838   if (VT == MVT::v4i32) {
15839     assert(Subtarget->hasSSE2() && !Subtarget->hasSSE41() &&
15840            "Should not custom lower when pmuldq is available!");
15841
15842     // Extract the odd parts.
15843     static const int UnpackMask[] = { 1, -1, 3, -1 };
15844     SDValue Aodds = DAG.getVectorShuffle(VT, dl, A, A, UnpackMask);
15845     SDValue Bodds = DAG.getVectorShuffle(VT, dl, B, B, UnpackMask);
15846
15847     // Multiply the even parts.
15848     SDValue Evens = DAG.getNode(X86ISD::PMULUDQ, dl, MVT::v2i64, A, B);
15849     // Now multiply odd parts.
15850     SDValue Odds = DAG.getNode(X86ISD::PMULUDQ, dl, MVT::v2i64, Aodds, Bodds);
15851
15852     Evens = DAG.getNode(ISD::BITCAST, dl, VT, Evens);
15853     Odds = DAG.getNode(ISD::BITCAST, dl, VT, Odds);
15854
15855     // Merge the two vectors back together with a shuffle. This expands into 2
15856     // shuffles.
15857     static const int ShufMask[] = { 0, 4, 2, 6 };
15858     return DAG.getVectorShuffle(VT, dl, Evens, Odds, ShufMask);
15859   }
15860
15861   assert((VT == MVT::v2i64 || VT == MVT::v4i64 || VT == MVT::v8i64) &&
15862          "Only know how to lower V2I64/V4I64/V8I64 multiply");
15863
15864   //  Ahi = psrlqi(a, 32);
15865   //  Bhi = psrlqi(b, 32);
15866   //
15867   //  AloBlo = pmuludq(a, b);
15868   //  AloBhi = pmuludq(a, Bhi);
15869   //  AhiBlo = pmuludq(Ahi, b);
15870
15871   //  AloBhi = psllqi(AloBhi, 32);
15872   //  AhiBlo = psllqi(AhiBlo, 32);
15873   //  return AloBlo + AloBhi + AhiBlo;
15874
15875   SDValue Ahi = getTargetVShiftByConstNode(X86ISD::VSRLI, dl, VT, A, 32, DAG);
15876   SDValue Bhi = getTargetVShiftByConstNode(X86ISD::VSRLI, dl, VT, B, 32, DAG);
15877
15878   // Bit cast to 32-bit vectors for MULUDQ
15879   EVT MulVT = (VT == MVT::v2i64) ? MVT::v4i32 :
15880                                   (VT == MVT::v4i64) ? MVT::v8i32 : MVT::v16i32;
15881   A = DAG.getNode(ISD::BITCAST, dl, MulVT, A);
15882   B = DAG.getNode(ISD::BITCAST, dl, MulVT, B);
15883   Ahi = DAG.getNode(ISD::BITCAST, dl, MulVT, Ahi);
15884   Bhi = DAG.getNode(ISD::BITCAST, dl, MulVT, Bhi);
15885
15886   SDValue AloBlo = DAG.getNode(X86ISD::PMULUDQ, dl, VT, A, B);
15887   SDValue AloBhi = DAG.getNode(X86ISD::PMULUDQ, dl, VT, A, Bhi);
15888   SDValue AhiBlo = DAG.getNode(X86ISD::PMULUDQ, dl, VT, Ahi, B);
15889
15890   AloBhi = getTargetVShiftByConstNode(X86ISD::VSHLI, dl, VT, AloBhi, 32, DAG);
15891   AhiBlo = getTargetVShiftByConstNode(X86ISD::VSHLI, dl, VT, AhiBlo, 32, DAG);
15892
15893   SDValue Res = DAG.getNode(ISD::ADD, dl, VT, AloBlo, AloBhi);
15894   return DAG.getNode(ISD::ADD, dl, VT, Res, AhiBlo);
15895 }
15896
15897 SDValue X86TargetLowering::LowerWin64_i128OP(SDValue Op, SelectionDAG &DAG) const {
15898   assert(Subtarget->isTargetWin64() && "Unexpected target");
15899   EVT VT = Op.getValueType();
15900   assert(VT.isInteger() && VT.getSizeInBits() == 128 &&
15901          "Unexpected return type for lowering");
15902
15903   RTLIB::Libcall LC;
15904   bool isSigned;
15905   switch (Op->getOpcode()) {
15906   default: llvm_unreachable("Unexpected request for libcall!");
15907   case ISD::SDIV:      isSigned = true;  LC = RTLIB::SDIV_I128;    break;
15908   case ISD::UDIV:      isSigned = false; LC = RTLIB::UDIV_I128;    break;
15909   case ISD::SREM:      isSigned = true;  LC = RTLIB::SREM_I128;    break;
15910   case ISD::UREM:      isSigned = false; LC = RTLIB::UREM_I128;    break;
15911   case ISD::SDIVREM:   isSigned = true;  LC = RTLIB::SDIVREM_I128; break;
15912   case ISD::UDIVREM:   isSigned = false; LC = RTLIB::UDIVREM_I128; break;
15913   }
15914
15915   SDLoc dl(Op);
15916   SDValue InChain = DAG.getEntryNode();
15917
15918   TargetLowering::ArgListTy Args;
15919   TargetLowering::ArgListEntry Entry;
15920   for (unsigned i = 0, e = Op->getNumOperands(); i != e; ++i) {
15921     EVT ArgVT = Op->getOperand(i).getValueType();
15922     assert(ArgVT.isInteger() && ArgVT.getSizeInBits() == 128 &&
15923            "Unexpected argument type for lowering");
15924     SDValue StackPtr = DAG.CreateStackTemporary(ArgVT, 16);
15925     Entry.Node = StackPtr;
15926     InChain = DAG.getStore(InChain, dl, Op->getOperand(i), StackPtr, MachinePointerInfo(),
15927                            false, false, 16);
15928     Type *ArgTy = ArgVT.getTypeForEVT(*DAG.getContext());
15929     Entry.Ty = PointerType::get(ArgTy,0);
15930     Entry.isSExt = false;
15931     Entry.isZExt = false;
15932     Args.push_back(Entry);
15933   }
15934
15935   SDValue Callee = DAG.getExternalSymbol(getLibcallName(LC),
15936                                          getPointerTy());
15937
15938   TargetLowering::CallLoweringInfo CLI(DAG);
15939   CLI.setDebugLoc(dl).setChain(InChain)
15940     .setCallee(getLibcallCallingConv(LC),
15941                static_cast<EVT>(MVT::v2i64).getTypeForEVT(*DAG.getContext()),
15942                Callee, std::move(Args), 0)
15943     .setInRegister().setSExtResult(isSigned).setZExtResult(!isSigned);
15944
15945   std::pair<SDValue, SDValue> CallInfo = LowerCallTo(CLI);
15946   return DAG.getNode(ISD::BITCAST, dl, VT, CallInfo.first);
15947 }
15948
15949 static SDValue LowerMUL_LOHI(SDValue Op, const X86Subtarget *Subtarget,
15950                              SelectionDAG &DAG) {
15951   SDValue Op0 = Op.getOperand(0), Op1 = Op.getOperand(1);
15952   EVT VT = Op0.getValueType();
15953   SDLoc dl(Op);
15954
15955   assert((VT == MVT::v4i32 && Subtarget->hasSSE2()) ||
15956          (VT == MVT::v8i32 && Subtarget->hasInt256()));
15957
15958   // PMULxD operations multiply each even value (starting at 0) of LHS with
15959   // the related value of RHS and produce a widen result.
15960   // E.g., PMULUDQ <4 x i32> <a|b|c|d>, <4 x i32> <e|f|g|h>
15961   // => <2 x i64> <ae|cg>
15962   //
15963   // In other word, to have all the results, we need to perform two PMULxD:
15964   // 1. one with the even values.
15965   // 2. one with the odd values.
15966   // To achieve #2, with need to place the odd values at an even position.
15967   //
15968   // Place the odd value at an even position (basically, shift all values 1
15969   // step to the left):
15970   const int Mask[] = {1, -1, 3, -1, 5, -1, 7, -1};
15971   // <a|b|c|d> => <b|undef|d|undef>
15972   SDValue Odd0 = DAG.getVectorShuffle(VT, dl, Op0, Op0, Mask);
15973   // <e|f|g|h> => <f|undef|h|undef>
15974   SDValue Odd1 = DAG.getVectorShuffle(VT, dl, Op1, Op1, Mask);
15975
15976   // Emit two multiplies, one for the lower 2 ints and one for the higher 2
15977   // ints.
15978   MVT MulVT = VT == MVT::v4i32 ? MVT::v2i64 : MVT::v4i64;
15979   bool IsSigned = Op->getOpcode() == ISD::SMUL_LOHI;
15980   unsigned Opcode =
15981       (!IsSigned || !Subtarget->hasSSE41()) ? X86ISD::PMULUDQ : X86ISD::PMULDQ;
15982   // PMULUDQ <4 x i32> <a|b|c|d>, <4 x i32> <e|f|g|h>
15983   // => <2 x i64> <ae|cg>
15984   SDValue Mul1 = DAG.getNode(ISD::BITCAST, dl, VT,
15985                              DAG.getNode(Opcode, dl, MulVT, Op0, Op1));
15986   // PMULUDQ <4 x i32> <b|undef|d|undef>, <4 x i32> <f|undef|h|undef>
15987   // => <2 x i64> <bf|dh>
15988   SDValue Mul2 = DAG.getNode(ISD::BITCAST, dl, VT,
15989                              DAG.getNode(Opcode, dl, MulVT, Odd0, Odd1));
15990
15991   // Shuffle it back into the right order.
15992   SDValue Highs, Lows;
15993   if (VT == MVT::v8i32) {
15994     const int HighMask[] = {1, 9, 3, 11, 5, 13, 7, 15};
15995     Highs = DAG.getVectorShuffle(VT, dl, Mul1, Mul2, HighMask);
15996     const int LowMask[] = {0, 8, 2, 10, 4, 12, 6, 14};
15997     Lows = DAG.getVectorShuffle(VT, dl, Mul1, Mul2, LowMask);
15998   } else {
15999     const int HighMask[] = {1, 5, 3, 7};
16000     Highs = DAG.getVectorShuffle(VT, dl, Mul1, Mul2, HighMask);
16001     const int LowMask[] = {0, 4, 2, 6};
16002     Lows = DAG.getVectorShuffle(VT, dl, Mul1, Mul2, LowMask);
16003   }
16004
16005   // If we have a signed multiply but no PMULDQ fix up the high parts of a
16006   // unsigned multiply.
16007   if (IsSigned && !Subtarget->hasSSE41()) {
16008     SDValue ShAmt =
16009         DAG.getConstant(31, DAG.getTargetLoweringInfo().getShiftAmountTy(VT));
16010     SDValue T1 = DAG.getNode(ISD::AND, dl, VT,
16011                              DAG.getNode(ISD::SRA, dl, VT, Op0, ShAmt), Op1);
16012     SDValue T2 = DAG.getNode(ISD::AND, dl, VT,
16013                              DAG.getNode(ISD::SRA, dl, VT, Op1, ShAmt), Op0);
16014
16015     SDValue Fixup = DAG.getNode(ISD::ADD, dl, VT, T1, T2);
16016     Highs = DAG.getNode(ISD::SUB, dl, VT, Highs, Fixup);
16017   }
16018
16019   // The first result of MUL_LOHI is actually the low value, followed by the
16020   // high value.
16021   SDValue Ops[] = {Lows, Highs};
16022   return DAG.getMergeValues(Ops, dl);
16023 }
16024
16025 static SDValue LowerScalarImmediateShift(SDValue Op, SelectionDAG &DAG,
16026                                          const X86Subtarget *Subtarget) {
16027   MVT VT = Op.getSimpleValueType();
16028   SDLoc dl(Op);
16029   SDValue R = Op.getOperand(0);
16030   SDValue Amt = Op.getOperand(1);
16031
16032   // Optimize shl/srl/sra with constant shift amount.
16033   if (auto *BVAmt = dyn_cast<BuildVectorSDNode>(Amt)) {
16034     if (auto *ShiftConst = BVAmt->getConstantSplatNode()) {
16035       uint64_t ShiftAmt = ShiftConst->getZExtValue();
16036
16037       if (VT == MVT::v2i64 || VT == MVT::v4i32 || VT == MVT::v8i16 ||
16038           (Subtarget->hasInt256() &&
16039            (VT == MVT::v4i64 || VT == MVT::v8i32 || VT == MVT::v16i16)) ||
16040           (Subtarget->hasAVX512() &&
16041            (VT == MVT::v8i64 || VT == MVT::v16i32))) {
16042         if (Op.getOpcode() == ISD::SHL)
16043           return getTargetVShiftByConstNode(X86ISD::VSHLI, dl, VT, R, ShiftAmt,
16044                                             DAG);
16045         if (Op.getOpcode() == ISD::SRL)
16046           return getTargetVShiftByConstNode(X86ISD::VSRLI, dl, VT, R, ShiftAmt,
16047                                             DAG);
16048         if (Op.getOpcode() == ISD::SRA && VT != MVT::v2i64 && VT != MVT::v4i64)
16049           return getTargetVShiftByConstNode(X86ISD::VSRAI, dl, VT, R, ShiftAmt,
16050                                             DAG);
16051       }
16052
16053       if (VT == MVT::v16i8) {
16054         if (Op.getOpcode() == ISD::SHL) {
16055           // Make a large shift.
16056           SDValue SHL = getTargetVShiftByConstNode(X86ISD::VSHLI, dl,
16057                                                    MVT::v8i16, R, ShiftAmt,
16058                                                    DAG);
16059           SHL = DAG.getNode(ISD::BITCAST, dl, VT, SHL);
16060           // Zero out the rightmost bits.
16061           SmallVector<SDValue, 16> V(16,
16062                                      DAG.getConstant(uint8_t(-1U << ShiftAmt),
16063                                                      MVT::i8));
16064           return DAG.getNode(ISD::AND, dl, VT, SHL,
16065                              DAG.getNode(ISD::BUILD_VECTOR, dl, VT, V));
16066         }
16067         if (Op.getOpcode() == ISD::SRL) {
16068           // Make a large shift.
16069           SDValue SRL = getTargetVShiftByConstNode(X86ISD::VSRLI, dl,
16070                                                    MVT::v8i16, R, ShiftAmt,
16071                                                    DAG);
16072           SRL = DAG.getNode(ISD::BITCAST, dl, VT, SRL);
16073           // Zero out the leftmost bits.
16074           SmallVector<SDValue, 16> V(16,
16075                                      DAG.getConstant(uint8_t(-1U) >> ShiftAmt,
16076                                                      MVT::i8));
16077           return DAG.getNode(ISD::AND, dl, VT, SRL,
16078                              DAG.getNode(ISD::BUILD_VECTOR, dl, VT, V));
16079         }
16080         if (Op.getOpcode() == ISD::SRA) {
16081           if (ShiftAmt == 7) {
16082             // R s>> 7  ===  R s< 0
16083             SDValue Zeros = getZeroVector(VT, Subtarget, DAG, dl);
16084             return DAG.getNode(X86ISD::PCMPGT, dl, VT, Zeros, R);
16085           }
16086
16087           // R s>> a === ((R u>> a) ^ m) - m
16088           SDValue Res = DAG.getNode(ISD::SRL, dl, VT, R, Amt);
16089           SmallVector<SDValue, 16> V(16, DAG.getConstant(128 >> ShiftAmt,
16090                                                          MVT::i8));
16091           SDValue Mask = DAG.getNode(ISD::BUILD_VECTOR, dl, VT, V);
16092           Res = DAG.getNode(ISD::XOR, dl, VT, Res, Mask);
16093           Res = DAG.getNode(ISD::SUB, dl, VT, Res, Mask);
16094           return Res;
16095         }
16096         llvm_unreachable("Unknown shift opcode.");
16097       }
16098
16099       if (Subtarget->hasInt256() && VT == MVT::v32i8) {
16100         if (Op.getOpcode() == ISD::SHL) {
16101           // Make a large shift.
16102           SDValue SHL = getTargetVShiftByConstNode(X86ISD::VSHLI, dl,
16103                                                    MVT::v16i16, R, ShiftAmt,
16104                                                    DAG);
16105           SHL = DAG.getNode(ISD::BITCAST, dl, VT, SHL);
16106           // Zero out the rightmost bits.
16107           SmallVector<SDValue, 32> V(32,
16108                                      DAG.getConstant(uint8_t(-1U << ShiftAmt),
16109                                                      MVT::i8));
16110           return DAG.getNode(ISD::AND, dl, VT, SHL,
16111                              DAG.getNode(ISD::BUILD_VECTOR, dl, VT, V));
16112         }
16113         if (Op.getOpcode() == ISD::SRL) {
16114           // Make a large shift.
16115           SDValue SRL = getTargetVShiftByConstNode(X86ISD::VSRLI, dl,
16116                                                    MVT::v16i16, R, ShiftAmt,
16117                                                    DAG);
16118           SRL = DAG.getNode(ISD::BITCAST, dl, VT, SRL);
16119           // Zero out the leftmost bits.
16120           SmallVector<SDValue, 32> V(32,
16121                                      DAG.getConstant(uint8_t(-1U) >> ShiftAmt,
16122                                                      MVT::i8));
16123           return DAG.getNode(ISD::AND, dl, VT, SRL,
16124                              DAG.getNode(ISD::BUILD_VECTOR, dl, VT, V));
16125         }
16126         if (Op.getOpcode() == ISD::SRA) {
16127           if (ShiftAmt == 7) {
16128             // R s>> 7  ===  R s< 0
16129             SDValue Zeros = getZeroVector(VT, Subtarget, DAG, dl);
16130             return DAG.getNode(X86ISD::PCMPGT, dl, VT, Zeros, R);
16131           }
16132
16133           // R s>> a === ((R u>> a) ^ m) - m
16134           SDValue Res = DAG.getNode(ISD::SRL, dl, VT, R, Amt);
16135           SmallVector<SDValue, 32> V(32, DAG.getConstant(128 >> ShiftAmt,
16136                                                          MVT::i8));
16137           SDValue Mask = DAG.getNode(ISD::BUILD_VECTOR, dl, VT, V);
16138           Res = DAG.getNode(ISD::XOR, dl, VT, Res, Mask);
16139           Res = DAG.getNode(ISD::SUB, dl, VT, Res, Mask);
16140           return Res;
16141         }
16142         llvm_unreachable("Unknown shift opcode.");
16143       }
16144     }
16145   }
16146
16147   // Special case in 32-bit mode, where i64 is expanded into high and low parts.
16148   if (!Subtarget->is64Bit() &&
16149       (VT == MVT::v2i64 || (Subtarget->hasInt256() && VT == MVT::v4i64)) &&
16150       Amt.getOpcode() == ISD::BITCAST &&
16151       Amt.getOperand(0).getOpcode() == ISD::BUILD_VECTOR) {
16152     Amt = Amt.getOperand(0);
16153     unsigned Ratio = Amt.getSimpleValueType().getVectorNumElements() /
16154                      VT.getVectorNumElements();
16155     unsigned RatioInLog2 = Log2_32_Ceil(Ratio);
16156     uint64_t ShiftAmt = 0;
16157     for (unsigned i = 0; i != Ratio; ++i) {
16158       ConstantSDNode *C = dyn_cast<ConstantSDNode>(Amt.getOperand(i));
16159       if (!C)
16160         return SDValue();
16161       // 6 == Log2(64)
16162       ShiftAmt |= C->getZExtValue() << (i * (1 << (6 - RatioInLog2)));
16163     }
16164     // Check remaining shift amounts.
16165     for (unsigned i = Ratio; i != Amt.getNumOperands(); i += Ratio) {
16166       uint64_t ShAmt = 0;
16167       for (unsigned j = 0; j != Ratio; ++j) {
16168         ConstantSDNode *C =
16169           dyn_cast<ConstantSDNode>(Amt.getOperand(i + j));
16170         if (!C)
16171           return SDValue();
16172         // 6 == Log2(64)
16173         ShAmt |= C->getZExtValue() << (j * (1 << (6 - RatioInLog2)));
16174       }
16175       if (ShAmt != ShiftAmt)
16176         return SDValue();
16177     }
16178     switch (Op.getOpcode()) {
16179     default:
16180       llvm_unreachable("Unknown shift opcode!");
16181     case ISD::SHL:
16182       return getTargetVShiftByConstNode(X86ISD::VSHLI, dl, VT, R, ShiftAmt,
16183                                         DAG);
16184     case ISD::SRL:
16185       return getTargetVShiftByConstNode(X86ISD::VSRLI, dl, VT, R, ShiftAmt,
16186                                         DAG);
16187     case ISD::SRA:
16188       return getTargetVShiftByConstNode(X86ISD::VSRAI, dl, VT, R, ShiftAmt,
16189                                         DAG);
16190     }
16191   }
16192
16193   return SDValue();
16194 }
16195
16196 static SDValue LowerScalarVariableShift(SDValue Op, SelectionDAG &DAG,
16197                                         const X86Subtarget* Subtarget) {
16198   MVT VT = Op.getSimpleValueType();
16199   SDLoc dl(Op);
16200   SDValue R = Op.getOperand(0);
16201   SDValue Amt = Op.getOperand(1);
16202
16203   if ((VT == MVT::v2i64 && Op.getOpcode() != ISD::SRA) ||
16204       VT == MVT::v4i32 || VT == MVT::v8i16 ||
16205       (Subtarget->hasInt256() &&
16206        ((VT == MVT::v4i64 && Op.getOpcode() != ISD::SRA) ||
16207         VT == MVT::v8i32 || VT == MVT::v16i16)) ||
16208        (Subtarget->hasAVX512() && (VT == MVT::v8i64 || VT == MVT::v16i32))) {
16209     SDValue BaseShAmt;
16210     EVT EltVT = VT.getVectorElementType();
16211
16212     if (Amt.getOpcode() == ISD::BUILD_VECTOR) {
16213       unsigned NumElts = VT.getVectorNumElements();
16214       unsigned i, j;
16215       for (i = 0; i != NumElts; ++i) {
16216         if (Amt.getOperand(i).getOpcode() == ISD::UNDEF)
16217           continue;
16218         break;
16219       }
16220       for (j = i; j != NumElts; ++j) {
16221         SDValue Arg = Amt.getOperand(j);
16222         if (Arg.getOpcode() == ISD::UNDEF) continue;
16223         if (Arg != Amt.getOperand(i))
16224           break;
16225       }
16226       if (i != NumElts && j == NumElts)
16227         BaseShAmt = Amt.getOperand(i);
16228     } else {
16229       if (Amt.getOpcode() == ISD::EXTRACT_SUBVECTOR)
16230         Amt = Amt.getOperand(0);
16231       if (Amt.getOpcode() == ISD::VECTOR_SHUFFLE &&
16232                cast<ShuffleVectorSDNode>(Amt)->isSplat()) {
16233         SDValue InVec = Amt.getOperand(0);
16234         if (InVec.getOpcode() == ISD::BUILD_VECTOR) {
16235           unsigned NumElts = InVec.getValueType().getVectorNumElements();
16236           unsigned i = 0;
16237           for (; i != NumElts; ++i) {
16238             SDValue Arg = InVec.getOperand(i);
16239             if (Arg.getOpcode() == ISD::UNDEF) continue;
16240             BaseShAmt = Arg;
16241             break;
16242           }
16243         } else if (InVec.getOpcode() == ISD::INSERT_VECTOR_ELT) {
16244            if (ConstantSDNode *C =
16245                dyn_cast<ConstantSDNode>(InVec.getOperand(2))) {
16246              unsigned SplatIdx =
16247                cast<ShuffleVectorSDNode>(Amt)->getSplatIndex();
16248              if (C->getZExtValue() == SplatIdx)
16249                BaseShAmt = InVec.getOperand(1);
16250            }
16251         }
16252         if (!BaseShAmt.getNode())
16253           BaseShAmt = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, EltVT, Amt,
16254                                   DAG.getIntPtrConstant(0));
16255       }
16256     }
16257
16258     if (BaseShAmt.getNode()) {
16259       if (EltVT.bitsGT(MVT::i32))
16260         BaseShAmt = DAG.getNode(ISD::TRUNCATE, dl, MVT::i32, BaseShAmt);
16261       else if (EltVT.bitsLT(MVT::i32))
16262         BaseShAmt = DAG.getNode(ISD::ZERO_EXTEND, dl, MVT::i32, BaseShAmt);
16263
16264       switch (Op.getOpcode()) {
16265       default:
16266         llvm_unreachable("Unknown shift opcode!");
16267       case ISD::SHL:
16268         switch (VT.SimpleTy) {
16269         default: return SDValue();
16270         case MVT::v2i64:
16271         case MVT::v4i32:
16272         case MVT::v8i16:
16273         case MVT::v4i64:
16274         case MVT::v8i32:
16275         case MVT::v16i16:
16276         case MVT::v16i32:
16277         case MVT::v8i64:
16278           return getTargetVShiftNode(X86ISD::VSHLI, dl, VT, R, BaseShAmt, DAG);
16279         }
16280       case ISD::SRA:
16281         switch (VT.SimpleTy) {
16282         default: return SDValue();
16283         case MVT::v4i32:
16284         case MVT::v8i16:
16285         case MVT::v8i32:
16286         case MVT::v16i16:
16287         case MVT::v16i32:
16288         case MVT::v8i64:
16289           return getTargetVShiftNode(X86ISD::VSRAI, dl, VT, R, BaseShAmt, DAG);
16290         }
16291       case ISD::SRL:
16292         switch (VT.SimpleTy) {
16293         default: return SDValue();
16294         case MVT::v2i64:
16295         case MVT::v4i32:
16296         case MVT::v8i16:
16297         case MVT::v4i64:
16298         case MVT::v8i32:
16299         case MVT::v16i16:
16300         case MVT::v16i32:
16301         case MVT::v8i64:
16302           return getTargetVShiftNode(X86ISD::VSRLI, dl, VT, R, BaseShAmt, DAG);
16303         }
16304       }
16305     }
16306   }
16307
16308   // Special case in 32-bit mode, where i64 is expanded into high and low parts.
16309   if (!Subtarget->is64Bit() &&
16310       (VT == MVT::v2i64 || (Subtarget->hasInt256() && VT == MVT::v4i64) ||
16311       (Subtarget->hasAVX512() && VT == MVT::v8i64)) &&
16312       Amt.getOpcode() == ISD::BITCAST &&
16313       Amt.getOperand(0).getOpcode() == ISD::BUILD_VECTOR) {
16314     Amt = Amt.getOperand(0);
16315     unsigned Ratio = Amt.getSimpleValueType().getVectorNumElements() /
16316                      VT.getVectorNumElements();
16317     std::vector<SDValue> Vals(Ratio);
16318     for (unsigned i = 0; i != Ratio; ++i)
16319       Vals[i] = Amt.getOperand(i);
16320     for (unsigned i = Ratio; i != Amt.getNumOperands(); i += Ratio) {
16321       for (unsigned j = 0; j != Ratio; ++j)
16322         if (Vals[j] != Amt.getOperand(i + j))
16323           return SDValue();
16324     }
16325     switch (Op.getOpcode()) {
16326     default:
16327       llvm_unreachable("Unknown shift opcode!");
16328     case ISD::SHL:
16329       return DAG.getNode(X86ISD::VSHL, dl, VT, R, Op.getOperand(1));
16330     case ISD::SRL:
16331       return DAG.getNode(X86ISD::VSRL, dl, VT, R, Op.getOperand(1));
16332     case ISD::SRA:
16333       return DAG.getNode(X86ISD::VSRA, dl, VT, R, Op.getOperand(1));
16334     }
16335   }
16336
16337   return SDValue();
16338 }
16339
16340 static SDValue LowerShift(SDValue Op, const X86Subtarget* Subtarget,
16341                           SelectionDAG &DAG) {
16342   MVT VT = Op.getSimpleValueType();
16343   SDLoc dl(Op);
16344   SDValue R = Op.getOperand(0);
16345   SDValue Amt = Op.getOperand(1);
16346   SDValue V;
16347
16348   assert(VT.isVector() && "Custom lowering only for vector shifts!");
16349   assert(Subtarget->hasSSE2() && "Only custom lower when we have SSE2!");
16350
16351   V = LowerScalarImmediateShift(Op, DAG, Subtarget);
16352   if (V.getNode())
16353     return V;
16354
16355   V = LowerScalarVariableShift(Op, DAG, Subtarget);
16356   if (V.getNode())
16357       return V;
16358
16359   if (Subtarget->hasAVX512() && (VT == MVT::v16i32 || VT == MVT::v8i64))
16360     return Op;
16361   // AVX2 has VPSLLV/VPSRAV/VPSRLV.
16362   if (Subtarget->hasInt256()) {
16363     if (Op.getOpcode() == ISD::SRL &&
16364         (VT == MVT::v2i64 || VT == MVT::v4i32 ||
16365          VT == MVT::v4i64 || VT == MVT::v8i32))
16366       return Op;
16367     if (Op.getOpcode() == ISD::SHL &&
16368         (VT == MVT::v2i64 || VT == MVT::v4i32 ||
16369          VT == MVT::v4i64 || VT == MVT::v8i32))
16370       return Op;
16371     if (Op.getOpcode() == ISD::SRA && (VT == MVT::v4i32 || VT == MVT::v8i32))
16372       return Op;
16373   }
16374
16375   // If possible, lower this packed shift into a vector multiply instead of
16376   // expanding it into a sequence of scalar shifts.
16377   // Do this only if the vector shift count is a constant build_vector.
16378   if (Op.getOpcode() == ISD::SHL && 
16379       (VT == MVT::v8i16 || VT == MVT::v4i32 ||
16380        (Subtarget->hasInt256() && VT == MVT::v16i16)) &&
16381       ISD::isBuildVectorOfConstantSDNodes(Amt.getNode())) {
16382     SmallVector<SDValue, 8> Elts;
16383     EVT SVT = VT.getScalarType();
16384     unsigned SVTBits = SVT.getSizeInBits();
16385     const APInt &One = APInt(SVTBits, 1);
16386     unsigned NumElems = VT.getVectorNumElements();
16387
16388     for (unsigned i=0; i !=NumElems; ++i) {
16389       SDValue Op = Amt->getOperand(i);
16390       if (Op->getOpcode() == ISD::UNDEF) {
16391         Elts.push_back(Op);
16392         continue;
16393       }
16394
16395       ConstantSDNode *ND = cast<ConstantSDNode>(Op);
16396       const APInt &C = APInt(SVTBits, ND->getAPIntValue().getZExtValue());
16397       uint64_t ShAmt = C.getZExtValue();
16398       if (ShAmt >= SVTBits) {
16399         Elts.push_back(DAG.getUNDEF(SVT));
16400         continue;
16401       }
16402       Elts.push_back(DAG.getConstant(One.shl(ShAmt), SVT));
16403     }
16404     SDValue BV = DAG.getNode(ISD::BUILD_VECTOR, dl, VT, Elts);
16405     return DAG.getNode(ISD::MUL, dl, VT, R, BV);
16406   }
16407
16408   // Lower SHL with variable shift amount.
16409   if (VT == MVT::v4i32 && Op->getOpcode() == ISD::SHL) {
16410     Op = DAG.getNode(ISD::SHL, dl, VT, Amt, DAG.getConstant(23, VT));
16411
16412     Op = DAG.getNode(ISD::ADD, dl, VT, Op, DAG.getConstant(0x3f800000U, VT));
16413     Op = DAG.getNode(ISD::BITCAST, dl, MVT::v4f32, Op);
16414     Op = DAG.getNode(ISD::FP_TO_SINT, dl, VT, Op);
16415     return DAG.getNode(ISD::MUL, dl, VT, Op, R);
16416   }
16417
16418   // If possible, lower this shift as a sequence of two shifts by
16419   // constant plus a MOVSS/MOVSD instead of scalarizing it.
16420   // Example:
16421   //   (v4i32 (srl A, (build_vector < X, Y, Y, Y>)))
16422   //
16423   // Could be rewritten as:
16424   //   (v4i32 (MOVSS (srl A, <Y,Y,Y,Y>), (srl A, <X,X,X,X>)))
16425   //
16426   // The advantage is that the two shifts from the example would be
16427   // lowered as X86ISD::VSRLI nodes. This would be cheaper than scalarizing
16428   // the vector shift into four scalar shifts plus four pairs of vector
16429   // insert/extract.
16430   if ((VT == MVT::v8i16 || VT == MVT::v4i32) &&
16431       ISD::isBuildVectorOfConstantSDNodes(Amt.getNode())) {
16432     unsigned TargetOpcode = X86ISD::MOVSS;
16433     bool CanBeSimplified;
16434     // The splat value for the first packed shift (the 'X' from the example).
16435     SDValue Amt1 = Amt->getOperand(0);
16436     // The splat value for the second packed shift (the 'Y' from the example).
16437     SDValue Amt2 = (VT == MVT::v4i32) ? Amt->getOperand(1) :
16438                                         Amt->getOperand(2);
16439
16440     // See if it is possible to replace this node with a sequence of
16441     // two shifts followed by a MOVSS/MOVSD
16442     if (VT == MVT::v4i32) {
16443       // Check if it is legal to use a MOVSS.
16444       CanBeSimplified = Amt2 == Amt->getOperand(2) &&
16445                         Amt2 == Amt->getOperand(3);
16446       if (!CanBeSimplified) {
16447         // Otherwise, check if we can still simplify this node using a MOVSD.
16448         CanBeSimplified = Amt1 == Amt->getOperand(1) &&
16449                           Amt->getOperand(2) == Amt->getOperand(3);
16450         TargetOpcode = X86ISD::MOVSD;
16451         Amt2 = Amt->getOperand(2);
16452       }
16453     } else {
16454       // Do similar checks for the case where the machine value type
16455       // is MVT::v8i16.
16456       CanBeSimplified = Amt1 == Amt->getOperand(1);
16457       for (unsigned i=3; i != 8 && CanBeSimplified; ++i)
16458         CanBeSimplified = Amt2 == Amt->getOperand(i);
16459
16460       if (!CanBeSimplified) {
16461         TargetOpcode = X86ISD::MOVSD;
16462         CanBeSimplified = true;
16463         Amt2 = Amt->getOperand(4);
16464         for (unsigned i=0; i != 4 && CanBeSimplified; ++i)
16465           CanBeSimplified = Amt1 == Amt->getOperand(i);
16466         for (unsigned j=4; j != 8 && CanBeSimplified; ++j)
16467           CanBeSimplified = Amt2 == Amt->getOperand(j);
16468       }
16469     }
16470     
16471     if (CanBeSimplified && isa<ConstantSDNode>(Amt1) &&
16472         isa<ConstantSDNode>(Amt2)) {
16473       // Replace this node with two shifts followed by a MOVSS/MOVSD.
16474       EVT CastVT = MVT::v4i32;
16475       SDValue Splat1 = 
16476         DAG.getConstant(cast<ConstantSDNode>(Amt1)->getAPIntValue(), VT);
16477       SDValue Shift1 = DAG.getNode(Op->getOpcode(), dl, VT, R, Splat1);
16478       SDValue Splat2 = 
16479         DAG.getConstant(cast<ConstantSDNode>(Amt2)->getAPIntValue(), VT);
16480       SDValue Shift2 = DAG.getNode(Op->getOpcode(), dl, VT, R, Splat2);
16481       if (TargetOpcode == X86ISD::MOVSD)
16482         CastVT = MVT::v2i64;
16483       SDValue BitCast1 = DAG.getNode(ISD::BITCAST, dl, CastVT, Shift1);
16484       SDValue BitCast2 = DAG.getNode(ISD::BITCAST, dl, CastVT, Shift2);
16485       SDValue Result = getTargetShuffleNode(TargetOpcode, dl, CastVT, BitCast2,
16486                                             BitCast1, DAG);
16487       return DAG.getNode(ISD::BITCAST, dl, VT, Result);
16488     }
16489   }
16490
16491   if (VT == MVT::v16i8 && Op->getOpcode() == ISD::SHL) {
16492     assert(Subtarget->hasSSE2() && "Need SSE2 for pslli/pcmpeq.");
16493
16494     // a = a << 5;
16495     Op = DAG.getNode(ISD::SHL, dl, VT, Amt, DAG.getConstant(5, VT));
16496     Op = DAG.getNode(ISD::BITCAST, dl, VT, Op);
16497
16498     // Turn 'a' into a mask suitable for VSELECT
16499     SDValue VSelM = DAG.getConstant(0x80, VT);
16500     SDValue OpVSel = DAG.getNode(ISD::AND, dl, VT, VSelM, Op);
16501     OpVSel = DAG.getNode(X86ISD::PCMPEQ, dl, VT, OpVSel, VSelM);
16502
16503     SDValue CM1 = DAG.getConstant(0x0f, VT);
16504     SDValue CM2 = DAG.getConstant(0x3f, VT);
16505
16506     // r = VSELECT(r, psllw(r & (char16)15, 4), a);
16507     SDValue M = DAG.getNode(ISD::AND, dl, VT, R, CM1);
16508     M = getTargetVShiftByConstNode(X86ISD::VSHLI, dl, MVT::v8i16, M, 4, DAG);
16509     M = DAG.getNode(ISD::BITCAST, dl, VT, M);
16510     R = DAG.getNode(ISD::VSELECT, dl, VT, OpVSel, M, R);
16511
16512     // a += a
16513     Op = DAG.getNode(ISD::ADD, dl, VT, Op, Op);
16514     OpVSel = DAG.getNode(ISD::AND, dl, VT, VSelM, Op);
16515     OpVSel = DAG.getNode(X86ISD::PCMPEQ, dl, VT, OpVSel, VSelM);
16516
16517     // r = VSELECT(r, psllw(r & (char16)63, 2), a);
16518     M = DAG.getNode(ISD::AND, dl, VT, R, CM2);
16519     M = getTargetVShiftByConstNode(X86ISD::VSHLI, dl, MVT::v8i16, M, 2, DAG);
16520     M = DAG.getNode(ISD::BITCAST, dl, VT, M);
16521     R = DAG.getNode(ISD::VSELECT, dl, VT, OpVSel, M, R);
16522
16523     // a += a
16524     Op = DAG.getNode(ISD::ADD, dl, VT, Op, Op);
16525     OpVSel = DAG.getNode(ISD::AND, dl, VT, VSelM, Op);
16526     OpVSel = DAG.getNode(X86ISD::PCMPEQ, dl, VT, OpVSel, VSelM);
16527
16528     // return VSELECT(r, r+r, a);
16529     R = DAG.getNode(ISD::VSELECT, dl, VT, OpVSel,
16530                     DAG.getNode(ISD::ADD, dl, VT, R, R), R);
16531     return R;
16532   }
16533
16534   // It's worth extending once and using the v8i32 shifts for 16-bit types, but
16535   // the extra overheads to get from v16i8 to v8i32 make the existing SSE
16536   // solution better.
16537   if (Subtarget->hasInt256() && VT == MVT::v8i16) {
16538     MVT NewVT = VT == MVT::v8i16 ? MVT::v8i32 : MVT::v16i16;
16539     unsigned ExtOpc =
16540         Op.getOpcode() == ISD::SRA ? ISD::SIGN_EXTEND : ISD::ZERO_EXTEND;
16541     R = DAG.getNode(ExtOpc, dl, NewVT, R);
16542     Amt = DAG.getNode(ISD::ANY_EXTEND, dl, NewVT, Amt);
16543     return DAG.getNode(ISD::TRUNCATE, dl, VT,
16544                        DAG.getNode(Op.getOpcode(), dl, NewVT, R, Amt));
16545     }
16546
16547   // Decompose 256-bit shifts into smaller 128-bit shifts.
16548   if (VT.is256BitVector()) {
16549     unsigned NumElems = VT.getVectorNumElements();
16550     MVT EltVT = VT.getVectorElementType();
16551     EVT NewVT = MVT::getVectorVT(EltVT, NumElems/2);
16552
16553     // Extract the two vectors
16554     SDValue V1 = Extract128BitVector(R, 0, DAG, dl);
16555     SDValue V2 = Extract128BitVector(R, NumElems/2, DAG, dl);
16556
16557     // Recreate the shift amount vectors
16558     SDValue Amt1, Amt2;
16559     if (Amt.getOpcode() == ISD::BUILD_VECTOR) {
16560       // Constant shift amount
16561       SmallVector<SDValue, 4> Amt1Csts;
16562       SmallVector<SDValue, 4> Amt2Csts;
16563       for (unsigned i = 0; i != NumElems/2; ++i)
16564         Amt1Csts.push_back(Amt->getOperand(i));
16565       for (unsigned i = NumElems/2; i != NumElems; ++i)
16566         Amt2Csts.push_back(Amt->getOperand(i));
16567
16568       Amt1 = DAG.getNode(ISD::BUILD_VECTOR, dl, NewVT, Amt1Csts);
16569       Amt2 = DAG.getNode(ISD::BUILD_VECTOR, dl, NewVT, Amt2Csts);
16570     } else {
16571       // Variable shift amount
16572       Amt1 = Extract128BitVector(Amt, 0, DAG, dl);
16573       Amt2 = Extract128BitVector(Amt, NumElems/2, DAG, dl);
16574     }
16575
16576     // Issue new vector shifts for the smaller types
16577     V1 = DAG.getNode(Op.getOpcode(), dl, NewVT, V1, Amt1);
16578     V2 = DAG.getNode(Op.getOpcode(), dl, NewVT, V2, Amt2);
16579
16580     // Concatenate the result back
16581     return DAG.getNode(ISD::CONCAT_VECTORS, dl, VT, V1, V2);
16582   }
16583
16584   return SDValue();
16585 }
16586
16587 static SDValue LowerXALUO(SDValue Op, SelectionDAG &DAG) {
16588   // Lower the "add/sub/mul with overflow" instruction into a regular ins plus
16589   // a "setcc" instruction that checks the overflow flag. The "brcond" lowering
16590   // looks for this combo and may remove the "setcc" instruction if the "setcc"
16591   // has only one use.
16592   SDNode *N = Op.getNode();
16593   SDValue LHS = N->getOperand(0);
16594   SDValue RHS = N->getOperand(1);
16595   unsigned BaseOp = 0;
16596   unsigned Cond = 0;
16597   SDLoc DL(Op);
16598   switch (Op.getOpcode()) {
16599   default: llvm_unreachable("Unknown ovf instruction!");
16600   case ISD::SADDO:
16601     // A subtract of one will be selected as a INC. Note that INC doesn't
16602     // set CF, so we can't do this for UADDO.
16603     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(RHS))
16604       if (C->isOne()) {
16605         BaseOp = X86ISD::INC;
16606         Cond = X86::COND_O;
16607         break;
16608       }
16609     BaseOp = X86ISD::ADD;
16610     Cond = X86::COND_O;
16611     break;
16612   case ISD::UADDO:
16613     BaseOp = X86ISD::ADD;
16614     Cond = X86::COND_B;
16615     break;
16616   case ISD::SSUBO:
16617     // A subtract of one will be selected as a DEC. Note that DEC doesn't
16618     // set CF, so we can't do this for USUBO.
16619     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(RHS))
16620       if (C->isOne()) {
16621         BaseOp = X86ISD::DEC;
16622         Cond = X86::COND_O;
16623         break;
16624       }
16625     BaseOp = X86ISD::SUB;
16626     Cond = X86::COND_O;
16627     break;
16628   case ISD::USUBO:
16629     BaseOp = X86ISD::SUB;
16630     Cond = X86::COND_B;
16631     break;
16632   case ISD::SMULO:
16633     BaseOp = X86ISD::SMUL;
16634     Cond = X86::COND_O;
16635     break;
16636   case ISD::UMULO: { // i64, i8 = umulo lhs, rhs --> i64, i64, i32 umul lhs,rhs
16637     SDVTList VTs = DAG.getVTList(N->getValueType(0), N->getValueType(0),
16638                                  MVT::i32);
16639     SDValue Sum = DAG.getNode(X86ISD::UMUL, DL, VTs, LHS, RHS);
16640
16641     SDValue SetCC =
16642       DAG.getNode(X86ISD::SETCC, DL, MVT::i8,
16643                   DAG.getConstant(X86::COND_O, MVT::i32),
16644                   SDValue(Sum.getNode(), 2));
16645
16646     return DAG.getNode(ISD::MERGE_VALUES, DL, N->getVTList(), Sum, SetCC);
16647   }
16648   }
16649
16650   // Also sets EFLAGS.
16651   SDVTList VTs = DAG.getVTList(N->getValueType(0), MVT::i32);
16652   SDValue Sum = DAG.getNode(BaseOp, DL, VTs, LHS, RHS);
16653
16654   SDValue SetCC =
16655     DAG.getNode(X86ISD::SETCC, DL, N->getValueType(1),
16656                 DAG.getConstant(Cond, MVT::i32),
16657                 SDValue(Sum.getNode(), 1));
16658
16659   return DAG.getNode(ISD::MERGE_VALUES, DL, N->getVTList(), Sum, SetCC);
16660 }
16661
16662 // Sign extension of the low part of vector elements. This may be used either
16663 // when sign extend instructions are not available or if the vector element
16664 // sizes already match the sign-extended size. If the vector elements are in
16665 // their pre-extended size and sign extend instructions are available, that will
16666 // be handled by LowerSIGN_EXTEND.
16667 SDValue X86TargetLowering::LowerSIGN_EXTEND_INREG(SDValue Op,
16668                                                   SelectionDAG &DAG) const {
16669   SDLoc dl(Op);
16670   EVT ExtraVT = cast<VTSDNode>(Op.getOperand(1))->getVT();
16671   MVT VT = Op.getSimpleValueType();
16672
16673   if (!Subtarget->hasSSE2() || !VT.isVector())
16674     return SDValue();
16675
16676   unsigned BitsDiff = VT.getScalarType().getSizeInBits() -
16677                       ExtraVT.getScalarType().getSizeInBits();
16678
16679   switch (VT.SimpleTy) {
16680     default: return SDValue();
16681     case MVT::v8i32:
16682     case MVT::v16i16:
16683       if (!Subtarget->hasFp256())
16684         return SDValue();
16685       if (!Subtarget->hasInt256()) {
16686         // needs to be split
16687         unsigned NumElems = VT.getVectorNumElements();
16688
16689         // Extract the LHS vectors
16690         SDValue LHS = Op.getOperand(0);
16691         SDValue LHS1 = Extract128BitVector(LHS, 0, DAG, dl);
16692         SDValue LHS2 = Extract128BitVector(LHS, NumElems/2, DAG, dl);
16693
16694         MVT EltVT = VT.getVectorElementType();
16695         EVT NewVT = MVT::getVectorVT(EltVT, NumElems/2);
16696
16697         EVT ExtraEltVT = ExtraVT.getVectorElementType();
16698         unsigned ExtraNumElems = ExtraVT.getVectorNumElements();
16699         ExtraVT = EVT::getVectorVT(*DAG.getContext(), ExtraEltVT,
16700                                    ExtraNumElems/2);
16701         SDValue Extra = DAG.getValueType(ExtraVT);
16702
16703         LHS1 = DAG.getNode(Op.getOpcode(), dl, NewVT, LHS1, Extra);
16704         LHS2 = DAG.getNode(Op.getOpcode(), dl, NewVT, LHS2, Extra);
16705
16706         return DAG.getNode(ISD::CONCAT_VECTORS, dl, VT, LHS1, LHS2);
16707       }
16708       // fall through
16709     case MVT::v4i32:
16710     case MVT::v8i16: {
16711       SDValue Op0 = Op.getOperand(0);
16712
16713       // This is a sign extension of some low part of vector elements without
16714       // changing the size of the vector elements themselves:
16715       // Shift-Left + Shift-Right-Algebraic.
16716       SDValue Shl = getTargetVShiftByConstNode(X86ISD::VSHLI, dl, VT, Op0,
16717                                                BitsDiff, DAG);
16718       return getTargetVShiftByConstNode(X86ISD::VSRAI, dl, VT, Shl, BitsDiff,
16719                                         DAG);
16720     }
16721   }
16722 }
16723
16724 static SDValue LowerATOMIC_FENCE(SDValue Op, const X86Subtarget *Subtarget,
16725                                  SelectionDAG &DAG) {
16726   SDLoc dl(Op);
16727   AtomicOrdering FenceOrdering = static_cast<AtomicOrdering>(
16728     cast<ConstantSDNode>(Op.getOperand(1))->getZExtValue());
16729   SynchronizationScope FenceScope = static_cast<SynchronizationScope>(
16730     cast<ConstantSDNode>(Op.getOperand(2))->getZExtValue());
16731
16732   // The only fence that needs an instruction is a sequentially-consistent
16733   // cross-thread fence.
16734   if (FenceOrdering == SequentiallyConsistent && FenceScope == CrossThread) {
16735     // Use mfence if we have SSE2 or we're on x86-64 (even if we asked for
16736     // no-sse2). There isn't any reason to disable it if the target processor
16737     // supports it.
16738     if (Subtarget->hasSSE2() || Subtarget->is64Bit())
16739       return DAG.getNode(X86ISD::MFENCE, dl, MVT::Other, Op.getOperand(0));
16740
16741     SDValue Chain = Op.getOperand(0);
16742     SDValue Zero = DAG.getConstant(0, MVT::i32);
16743     SDValue Ops[] = {
16744       DAG.getRegister(X86::ESP, MVT::i32), // Base
16745       DAG.getTargetConstant(1, MVT::i8),   // Scale
16746       DAG.getRegister(0, MVT::i32),        // Index
16747       DAG.getTargetConstant(0, MVT::i32),  // Disp
16748       DAG.getRegister(0, MVT::i32),        // Segment.
16749       Zero,
16750       Chain
16751     };
16752     SDNode *Res = DAG.getMachineNode(X86::OR32mrLocked, dl, MVT::Other, Ops);
16753     return SDValue(Res, 0);
16754   }
16755
16756   // MEMBARRIER is a compiler barrier; it codegens to a no-op.
16757   return DAG.getNode(X86ISD::MEMBARRIER, dl, MVT::Other, Op.getOperand(0));
16758 }
16759
16760 static SDValue LowerCMP_SWAP(SDValue Op, const X86Subtarget *Subtarget,
16761                              SelectionDAG &DAG) {
16762   MVT T = Op.getSimpleValueType();
16763   SDLoc DL(Op);
16764   unsigned Reg = 0;
16765   unsigned size = 0;
16766   switch(T.SimpleTy) {
16767   default: llvm_unreachable("Invalid value type!");
16768   case MVT::i8:  Reg = X86::AL;  size = 1; break;
16769   case MVT::i16: Reg = X86::AX;  size = 2; break;
16770   case MVT::i32: Reg = X86::EAX; size = 4; break;
16771   case MVT::i64:
16772     assert(Subtarget->is64Bit() && "Node not type legal!");
16773     Reg = X86::RAX; size = 8;
16774     break;
16775   }
16776   SDValue cpIn = DAG.getCopyToReg(Op.getOperand(0), DL, Reg,
16777                                   Op.getOperand(2), SDValue());
16778   SDValue Ops[] = { cpIn.getValue(0),
16779                     Op.getOperand(1),
16780                     Op.getOperand(3),
16781                     DAG.getTargetConstant(size, MVT::i8),
16782                     cpIn.getValue(1) };
16783   SDVTList Tys = DAG.getVTList(MVT::Other, MVT::Glue);
16784   MachineMemOperand *MMO = cast<AtomicSDNode>(Op)->getMemOperand();
16785   SDValue Result = DAG.getMemIntrinsicNode(X86ISD::LCMPXCHG_DAG, DL, Tys,
16786                                            Ops, T, MMO);
16787
16788   SDValue cpOut =
16789     DAG.getCopyFromReg(Result.getValue(0), DL, Reg, T, Result.getValue(1));
16790   SDValue EFLAGS = DAG.getCopyFromReg(cpOut.getValue(1), DL, X86::EFLAGS,
16791                                       MVT::i32, cpOut.getValue(2));
16792   SDValue Success = DAG.getNode(X86ISD::SETCC, DL, Op->getValueType(1),
16793                                 DAG.getConstant(X86::COND_E, MVT::i8), EFLAGS);
16794
16795   DAG.ReplaceAllUsesOfValueWith(Op.getValue(0), cpOut);
16796   DAG.ReplaceAllUsesOfValueWith(Op.getValue(1), Success);
16797   DAG.ReplaceAllUsesOfValueWith(Op.getValue(2), EFLAGS.getValue(1));
16798   return SDValue();
16799 }
16800
16801 static SDValue LowerBITCAST(SDValue Op, const X86Subtarget *Subtarget,
16802                             SelectionDAG &DAG) {
16803   MVT SrcVT = Op.getOperand(0).getSimpleValueType();
16804   MVT DstVT = Op.getSimpleValueType();
16805
16806   if (SrcVT == MVT::v2i32 || SrcVT == MVT::v4i16 || SrcVT == MVT::v8i8) {
16807     assert(Subtarget->hasSSE2() && "Requires at least SSE2!");
16808     if (DstVT != MVT::f64)
16809       // This conversion needs to be expanded.
16810       return SDValue();
16811
16812     SDValue InVec = Op->getOperand(0);
16813     SDLoc dl(Op);
16814     unsigned NumElts = SrcVT.getVectorNumElements();
16815     EVT SVT = SrcVT.getVectorElementType();
16816
16817     // Widen the vector in input in the case of MVT::v2i32.
16818     // Example: from MVT::v2i32 to MVT::v4i32.
16819     SmallVector<SDValue, 16> Elts;
16820     for (unsigned i = 0, e = NumElts; i != e; ++i)
16821       Elts.push_back(DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, SVT, InVec,
16822                                  DAG.getIntPtrConstant(i)));
16823
16824     // Explicitly mark the extra elements as Undef.
16825     SDValue Undef = DAG.getUNDEF(SVT);
16826     for (unsigned i = NumElts, e = NumElts * 2; i != e; ++i)
16827       Elts.push_back(Undef);
16828
16829     EVT NewVT = EVT::getVectorVT(*DAG.getContext(), SVT, NumElts * 2);
16830     SDValue BV = DAG.getNode(ISD::BUILD_VECTOR, dl, NewVT, Elts);
16831     SDValue ToV2F64 = DAG.getNode(ISD::BITCAST, dl, MVT::v2f64, BV);
16832     return DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::f64, ToV2F64,
16833                        DAG.getIntPtrConstant(0));
16834   }
16835
16836   assert(Subtarget->is64Bit() && !Subtarget->hasSSE2() &&
16837          Subtarget->hasMMX() && "Unexpected custom BITCAST");
16838   assert((DstVT == MVT::i64 ||
16839           (DstVT.isVector() && DstVT.getSizeInBits()==64)) &&
16840          "Unexpected custom BITCAST");
16841   // i64 <=> MMX conversions are Legal.
16842   if (SrcVT==MVT::i64 && DstVT.isVector())
16843     return Op;
16844   if (DstVT==MVT::i64 && SrcVT.isVector())
16845     return Op;
16846   // MMX <=> MMX conversions are Legal.
16847   if (SrcVT.isVector() && DstVT.isVector())
16848     return Op;
16849   // All other conversions need to be expanded.
16850   return SDValue();
16851 }
16852
16853 static SDValue LowerLOAD_SUB(SDValue Op, SelectionDAG &DAG) {
16854   SDNode *Node = Op.getNode();
16855   SDLoc dl(Node);
16856   EVT T = Node->getValueType(0);
16857   SDValue negOp = DAG.getNode(ISD::SUB, dl, T,
16858                               DAG.getConstant(0, T), Node->getOperand(2));
16859   return DAG.getAtomic(ISD::ATOMIC_LOAD_ADD, dl,
16860                        cast<AtomicSDNode>(Node)->getMemoryVT(),
16861                        Node->getOperand(0),
16862                        Node->getOperand(1), negOp,
16863                        cast<AtomicSDNode>(Node)->getMemOperand(),
16864                        cast<AtomicSDNode>(Node)->getOrdering(),
16865                        cast<AtomicSDNode>(Node)->getSynchScope());
16866 }
16867
16868 static SDValue LowerATOMIC_STORE(SDValue Op, SelectionDAG &DAG) {
16869   SDNode *Node = Op.getNode();
16870   SDLoc dl(Node);
16871   EVT VT = cast<AtomicSDNode>(Node)->getMemoryVT();
16872
16873   // Convert seq_cst store -> xchg
16874   // Convert wide store -> swap (-> cmpxchg8b/cmpxchg16b)
16875   // FIXME: On 32-bit, store -> fist or movq would be more efficient
16876   //        (The only way to get a 16-byte store is cmpxchg16b)
16877   // FIXME: 16-byte ATOMIC_SWAP isn't actually hooked up at the moment.
16878   if (cast<AtomicSDNode>(Node)->getOrdering() == SequentiallyConsistent ||
16879       !DAG.getTargetLoweringInfo().isTypeLegal(VT)) {
16880     SDValue Swap = DAG.getAtomic(ISD::ATOMIC_SWAP, dl,
16881                                  cast<AtomicSDNode>(Node)->getMemoryVT(),
16882                                  Node->getOperand(0),
16883                                  Node->getOperand(1), Node->getOperand(2),
16884                                  cast<AtomicSDNode>(Node)->getMemOperand(),
16885                                  cast<AtomicSDNode>(Node)->getOrdering(),
16886                                  cast<AtomicSDNode>(Node)->getSynchScope());
16887     return Swap.getValue(1);
16888   }
16889   // Other atomic stores have a simple pattern.
16890   return Op;
16891 }
16892
16893 static SDValue LowerADDC_ADDE_SUBC_SUBE(SDValue Op, SelectionDAG &DAG) {
16894   EVT VT = Op.getNode()->getSimpleValueType(0);
16895
16896   // Let legalize expand this if it isn't a legal type yet.
16897   if (!DAG.getTargetLoweringInfo().isTypeLegal(VT))
16898     return SDValue();
16899
16900   SDVTList VTs = DAG.getVTList(VT, MVT::i32);
16901
16902   unsigned Opc;
16903   bool ExtraOp = false;
16904   switch (Op.getOpcode()) {
16905   default: llvm_unreachable("Invalid code");
16906   case ISD::ADDC: Opc = X86ISD::ADD; break;
16907   case ISD::ADDE: Opc = X86ISD::ADC; ExtraOp = true; break;
16908   case ISD::SUBC: Opc = X86ISD::SUB; break;
16909   case ISD::SUBE: Opc = X86ISD::SBB; ExtraOp = true; break;
16910   }
16911
16912   if (!ExtraOp)
16913     return DAG.getNode(Opc, SDLoc(Op), VTs, Op.getOperand(0),
16914                        Op.getOperand(1));
16915   return DAG.getNode(Opc, SDLoc(Op), VTs, Op.getOperand(0),
16916                      Op.getOperand(1), Op.getOperand(2));
16917 }
16918
16919 static SDValue LowerFSINCOS(SDValue Op, const X86Subtarget *Subtarget,
16920                             SelectionDAG &DAG) {
16921   assert(Subtarget->isTargetDarwin() && Subtarget->is64Bit());
16922
16923   // For MacOSX, we want to call an alternative entry point: __sincos_stret,
16924   // which returns the values as { float, float } (in XMM0) or
16925   // { double, double } (which is returned in XMM0, XMM1).
16926   SDLoc dl(Op);
16927   SDValue Arg = Op.getOperand(0);
16928   EVT ArgVT = Arg.getValueType();
16929   Type *ArgTy = ArgVT.getTypeForEVT(*DAG.getContext());
16930
16931   TargetLowering::ArgListTy Args;
16932   TargetLowering::ArgListEntry Entry;
16933
16934   Entry.Node = Arg;
16935   Entry.Ty = ArgTy;
16936   Entry.isSExt = false;
16937   Entry.isZExt = false;
16938   Args.push_back(Entry);
16939
16940   bool isF64 = ArgVT == MVT::f64;
16941   // Only optimize x86_64 for now. i386 is a bit messy. For f32,
16942   // the small struct {f32, f32} is returned in (eax, edx). For f64,
16943   // the results are returned via SRet in memory.
16944   const char *LibcallName =  isF64 ? "__sincos_stret" : "__sincosf_stret";
16945   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
16946   SDValue Callee = DAG.getExternalSymbol(LibcallName, TLI.getPointerTy());
16947
16948   Type *RetTy = isF64
16949     ? (Type*)StructType::get(ArgTy, ArgTy, NULL)
16950     : (Type*)VectorType::get(ArgTy, 4);
16951
16952   TargetLowering::CallLoweringInfo CLI(DAG);
16953   CLI.setDebugLoc(dl).setChain(DAG.getEntryNode())
16954     .setCallee(CallingConv::C, RetTy, Callee, std::move(Args), 0);
16955
16956   std::pair<SDValue, SDValue> CallResult = TLI.LowerCallTo(CLI);
16957
16958   if (isF64)
16959     // Returned in xmm0 and xmm1.
16960     return CallResult.first;
16961
16962   // Returned in bits 0:31 and 32:64 xmm0.
16963   SDValue SinVal = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, ArgVT,
16964                                CallResult.first, DAG.getIntPtrConstant(0));
16965   SDValue CosVal = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, ArgVT,
16966                                CallResult.first, DAG.getIntPtrConstant(1));
16967   SDVTList Tys = DAG.getVTList(ArgVT, ArgVT);
16968   return DAG.getNode(ISD::MERGE_VALUES, dl, Tys, SinVal, CosVal);
16969 }
16970
16971 /// LowerOperation - Provide custom lowering hooks for some operations.
16972 ///
16973 SDValue X86TargetLowering::LowerOperation(SDValue Op, SelectionDAG &DAG) const {
16974   switch (Op.getOpcode()) {
16975   default: llvm_unreachable("Should not custom lower this!");
16976   case ISD::SIGN_EXTEND_INREG:  return LowerSIGN_EXTEND_INREG(Op,DAG);
16977   case ISD::ATOMIC_FENCE:       return LowerATOMIC_FENCE(Op, Subtarget, DAG);
16978   case ISD::ATOMIC_CMP_SWAP_WITH_SUCCESS:
16979     return LowerCMP_SWAP(Op, Subtarget, DAG);
16980   case ISD::ATOMIC_LOAD_SUB:    return LowerLOAD_SUB(Op,DAG);
16981   case ISD::ATOMIC_STORE:       return LowerATOMIC_STORE(Op,DAG);
16982   case ISD::BUILD_VECTOR:       return LowerBUILD_VECTOR(Op, DAG);
16983   case ISD::CONCAT_VECTORS:     return LowerCONCAT_VECTORS(Op, DAG);
16984   case ISD::VECTOR_SHUFFLE:     return LowerVECTOR_SHUFFLE(Op, DAG);
16985   case ISD::VSELECT:            return LowerVSELECT(Op, DAG);
16986   case ISD::EXTRACT_VECTOR_ELT: return LowerEXTRACT_VECTOR_ELT(Op, DAG);
16987   case ISD::INSERT_VECTOR_ELT:  return LowerINSERT_VECTOR_ELT(Op, DAG);
16988   case ISD::EXTRACT_SUBVECTOR:  return LowerEXTRACT_SUBVECTOR(Op,Subtarget,DAG);
16989   case ISD::INSERT_SUBVECTOR:   return LowerINSERT_SUBVECTOR(Op, Subtarget,DAG);
16990   case ISD::SCALAR_TO_VECTOR:   return LowerSCALAR_TO_VECTOR(Op, DAG);
16991   case ISD::ConstantPool:       return LowerConstantPool(Op, DAG);
16992   case ISD::GlobalAddress:      return LowerGlobalAddress(Op, DAG);
16993   case ISD::GlobalTLSAddress:   return LowerGlobalTLSAddress(Op, DAG);
16994   case ISD::ExternalSymbol:     return LowerExternalSymbol(Op, DAG);
16995   case ISD::BlockAddress:       return LowerBlockAddress(Op, DAG);
16996   case ISD::SHL_PARTS:
16997   case ISD::SRA_PARTS:
16998   case ISD::SRL_PARTS:          return LowerShiftParts(Op, DAG);
16999   case ISD::SINT_TO_FP:         return LowerSINT_TO_FP(Op, DAG);
17000   case ISD::UINT_TO_FP:         return LowerUINT_TO_FP(Op, DAG);
17001   case ISD::TRUNCATE:           return LowerTRUNCATE(Op, DAG);
17002   case ISD::ZERO_EXTEND:        return LowerZERO_EXTEND(Op, Subtarget, DAG);
17003   case ISD::SIGN_EXTEND:        return LowerSIGN_EXTEND(Op, Subtarget, DAG);
17004   case ISD::ANY_EXTEND:         return LowerANY_EXTEND(Op, Subtarget, DAG);
17005   case ISD::FP_TO_SINT:         return LowerFP_TO_SINT(Op, DAG);
17006   case ISD::FP_TO_UINT:         return LowerFP_TO_UINT(Op, DAG);
17007   case ISD::FP_EXTEND:          return LowerFP_EXTEND(Op, DAG);
17008   case ISD::LOAD:               return LowerExtendedLoad(Op, Subtarget, DAG);
17009   case ISD::FABS:
17010   case ISD::FNEG:               return LowerFABSorFNEG(Op, DAG);
17011   case ISD::FCOPYSIGN:          return LowerFCOPYSIGN(Op, DAG);
17012   case ISD::FGETSIGN:           return LowerFGETSIGN(Op, DAG);
17013   case ISD::SETCC:              return LowerSETCC(Op, DAG);
17014   case ISD::SELECT:             return LowerSELECT(Op, DAG);
17015   case ISD::BRCOND:             return LowerBRCOND(Op, DAG);
17016   case ISD::JumpTable:          return LowerJumpTable(Op, DAG);
17017   case ISD::VASTART:            return LowerVASTART(Op, DAG);
17018   case ISD::VAARG:              return LowerVAARG(Op, DAG);
17019   case ISD::VACOPY:             return LowerVACOPY(Op, Subtarget, DAG);
17020   case ISD::INTRINSIC_WO_CHAIN: return LowerINTRINSIC_WO_CHAIN(Op, DAG);
17021   case ISD::INTRINSIC_VOID:
17022   case ISD::INTRINSIC_W_CHAIN:  return LowerINTRINSIC_W_CHAIN(Op, Subtarget, DAG);
17023   case ISD::RETURNADDR:         return LowerRETURNADDR(Op, DAG);
17024   case ISD::FRAMEADDR:          return LowerFRAMEADDR(Op, DAG);
17025   case ISD::FRAME_TO_ARGS_OFFSET:
17026                                 return LowerFRAME_TO_ARGS_OFFSET(Op, DAG);
17027   case ISD::DYNAMIC_STACKALLOC: return LowerDYNAMIC_STACKALLOC(Op, DAG);
17028   case ISD::EH_RETURN:          return LowerEH_RETURN(Op, DAG);
17029   case ISD::EH_SJLJ_SETJMP:     return lowerEH_SJLJ_SETJMP(Op, DAG);
17030   case ISD::EH_SJLJ_LONGJMP:    return lowerEH_SJLJ_LONGJMP(Op, DAG);
17031   case ISD::INIT_TRAMPOLINE:    return LowerINIT_TRAMPOLINE(Op, DAG);
17032   case ISD::ADJUST_TRAMPOLINE:  return LowerADJUST_TRAMPOLINE(Op, DAG);
17033   case ISD::FLT_ROUNDS_:        return LowerFLT_ROUNDS_(Op, DAG);
17034   case ISD::CTLZ:               return LowerCTLZ(Op, DAG);
17035   case ISD::CTLZ_ZERO_UNDEF:    return LowerCTLZ_ZERO_UNDEF(Op, DAG);
17036   case ISD::CTTZ:               return LowerCTTZ(Op, DAG);
17037   case ISD::MUL:                return LowerMUL(Op, Subtarget, DAG);
17038   case ISD::UMUL_LOHI:
17039   case ISD::SMUL_LOHI:          return LowerMUL_LOHI(Op, Subtarget, DAG);
17040   case ISD::SRA:
17041   case ISD::SRL:
17042   case ISD::SHL:                return LowerShift(Op, Subtarget, DAG);
17043   case ISD::SADDO:
17044   case ISD::UADDO:
17045   case ISD::SSUBO:
17046   case ISD::USUBO:
17047   case ISD::SMULO:
17048   case ISD::UMULO:              return LowerXALUO(Op, DAG);
17049   case ISD::READCYCLECOUNTER:   return LowerREADCYCLECOUNTER(Op, Subtarget,DAG);
17050   case ISD::BITCAST:            return LowerBITCAST(Op, Subtarget, DAG);
17051   case ISD::ADDC:
17052   case ISD::ADDE:
17053   case ISD::SUBC:
17054   case ISD::SUBE:               return LowerADDC_ADDE_SUBC_SUBE(Op, DAG);
17055   case ISD::ADD:                return LowerADD(Op, DAG);
17056   case ISD::SUB:                return LowerSUB(Op, DAG);
17057   case ISD::FSINCOS:            return LowerFSINCOS(Op, Subtarget, DAG);
17058   }
17059 }
17060
17061 static void ReplaceATOMIC_LOAD(SDNode *Node,
17062                                SmallVectorImpl<SDValue> &Results,
17063                                SelectionDAG &DAG) {
17064   SDLoc dl(Node);
17065   EVT VT = cast<AtomicSDNode>(Node)->getMemoryVT();
17066
17067   // Convert wide load -> cmpxchg8b/cmpxchg16b
17068   // FIXME: On 32-bit, load -> fild or movq would be more efficient
17069   //        (The only way to get a 16-byte load is cmpxchg16b)
17070   // FIXME: 16-byte ATOMIC_CMP_SWAP isn't actually hooked up at the moment.
17071   SDValue Zero = DAG.getConstant(0, VT);
17072   SDVTList VTs = DAG.getVTList(VT, MVT::i1, MVT::Other);
17073   SDValue Swap =
17074       DAG.getAtomicCmpSwap(ISD::ATOMIC_CMP_SWAP_WITH_SUCCESS, dl, VT, VTs,
17075                            Node->getOperand(0), Node->getOperand(1), Zero, Zero,
17076                            cast<AtomicSDNode>(Node)->getMemOperand(),
17077                            cast<AtomicSDNode>(Node)->getOrdering(),
17078                            cast<AtomicSDNode>(Node)->getOrdering(),
17079                            cast<AtomicSDNode>(Node)->getSynchScope());
17080   Results.push_back(Swap.getValue(0));
17081   Results.push_back(Swap.getValue(2));
17082 }
17083
17084 /// ReplaceNodeResults - Replace a node with an illegal result type
17085 /// with a new node built out of custom code.
17086 void X86TargetLowering::ReplaceNodeResults(SDNode *N,
17087                                            SmallVectorImpl<SDValue>&Results,
17088                                            SelectionDAG &DAG) const {
17089   SDLoc dl(N);
17090   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
17091   switch (N->getOpcode()) {
17092   default:
17093     llvm_unreachable("Do not know how to custom type legalize this operation!");
17094   case ISD::SIGN_EXTEND_INREG:
17095   case ISD::ADDC:
17096   case ISD::ADDE:
17097   case ISD::SUBC:
17098   case ISD::SUBE:
17099     // We don't want to expand or promote these.
17100     return;
17101   case ISD::SDIV:
17102   case ISD::UDIV:
17103   case ISD::SREM:
17104   case ISD::UREM:
17105   case ISD::SDIVREM:
17106   case ISD::UDIVREM: {
17107     SDValue V = LowerWin64_i128OP(SDValue(N,0), DAG);
17108     Results.push_back(V);
17109     return;
17110   }
17111   case ISD::FP_TO_SINT:
17112   case ISD::FP_TO_UINT: {
17113     bool IsSigned = N->getOpcode() == ISD::FP_TO_SINT;
17114
17115     if (!IsSigned && !isIntegerTypeFTOL(SDValue(N, 0).getValueType()))
17116       return;
17117
17118     std::pair<SDValue,SDValue> Vals =
17119         FP_TO_INTHelper(SDValue(N, 0), DAG, IsSigned, /*IsReplace=*/ true);
17120     SDValue FIST = Vals.first, StackSlot = Vals.second;
17121     if (FIST.getNode()) {
17122       EVT VT = N->getValueType(0);
17123       // Return a load from the stack slot.
17124       if (StackSlot.getNode())
17125         Results.push_back(DAG.getLoad(VT, dl, FIST, StackSlot,
17126                                       MachinePointerInfo(),
17127                                       false, false, false, 0));
17128       else
17129         Results.push_back(FIST);
17130     }
17131     return;
17132   }
17133   case ISD::UINT_TO_FP: {
17134     assert(Subtarget->hasSSE2() && "Requires at least SSE2!");
17135     if (N->getOperand(0).getValueType() != MVT::v2i32 ||
17136         N->getValueType(0) != MVT::v2f32)
17137       return;
17138     SDValue ZExtIn = DAG.getNode(ISD::ZERO_EXTEND, dl, MVT::v2i64,
17139                                  N->getOperand(0));
17140     SDValue Bias = DAG.getConstantFP(BitsToDouble(0x4330000000000000ULL),
17141                                      MVT::f64);
17142     SDValue VBias = DAG.getNode(ISD::BUILD_VECTOR, dl, MVT::v2f64, Bias, Bias);
17143     SDValue Or = DAG.getNode(ISD::OR, dl, MVT::v2i64, ZExtIn,
17144                              DAG.getNode(ISD::BITCAST, dl, MVT::v2i64, VBias));
17145     Or = DAG.getNode(ISD::BITCAST, dl, MVT::v2f64, Or);
17146     SDValue Sub = DAG.getNode(ISD::FSUB, dl, MVT::v2f64, Or, VBias);
17147     Results.push_back(DAG.getNode(X86ISD::VFPROUND, dl, MVT::v4f32, Sub));
17148     return;
17149   }
17150   case ISD::FP_ROUND: {
17151     if (!TLI.isTypeLegal(N->getOperand(0).getValueType()))
17152         return;
17153     SDValue V = DAG.getNode(X86ISD::VFPROUND, dl, MVT::v4f32, N->getOperand(0));
17154     Results.push_back(V);
17155     return;
17156   }
17157   case ISD::INTRINSIC_W_CHAIN: {
17158     unsigned IntNo = cast<ConstantSDNode>(N->getOperand(1))->getZExtValue();
17159     switch (IntNo) {
17160     default : llvm_unreachable("Do not know how to custom type "
17161                                "legalize this intrinsic operation!");
17162     case Intrinsic::x86_rdtsc:
17163       return getReadTimeStampCounter(N, dl, X86ISD::RDTSC_DAG, DAG, Subtarget,
17164                                      Results);
17165     case Intrinsic::x86_rdtscp:
17166       return getReadTimeStampCounter(N, dl, X86ISD::RDTSCP_DAG, DAG, Subtarget,
17167                                      Results);
17168     case Intrinsic::x86_rdpmc:
17169       return getReadPerformanceCounter(N, dl, DAG, Subtarget, Results);
17170     }
17171   }
17172   case ISD::READCYCLECOUNTER: {
17173     return getReadTimeStampCounter(N, dl, X86ISD::RDTSC_DAG, DAG, Subtarget,
17174                                    Results);
17175   }
17176   case ISD::ATOMIC_CMP_SWAP_WITH_SUCCESS: {
17177     EVT T = N->getValueType(0);
17178     assert((T == MVT::i64 || T == MVT::i128) && "can only expand cmpxchg pair");
17179     bool Regs64bit = T == MVT::i128;
17180     EVT HalfT = Regs64bit ? MVT::i64 : MVT::i32;
17181     SDValue cpInL, cpInH;
17182     cpInL = DAG.getNode(ISD::EXTRACT_ELEMENT, dl, HalfT, N->getOperand(2),
17183                         DAG.getConstant(0, HalfT));
17184     cpInH = DAG.getNode(ISD::EXTRACT_ELEMENT, dl, HalfT, N->getOperand(2),
17185                         DAG.getConstant(1, HalfT));
17186     cpInL = DAG.getCopyToReg(N->getOperand(0), dl,
17187                              Regs64bit ? X86::RAX : X86::EAX,
17188                              cpInL, SDValue());
17189     cpInH = DAG.getCopyToReg(cpInL.getValue(0), dl,
17190                              Regs64bit ? X86::RDX : X86::EDX,
17191                              cpInH, cpInL.getValue(1));
17192     SDValue swapInL, swapInH;
17193     swapInL = DAG.getNode(ISD::EXTRACT_ELEMENT, dl, HalfT, N->getOperand(3),
17194                           DAG.getConstant(0, HalfT));
17195     swapInH = DAG.getNode(ISD::EXTRACT_ELEMENT, dl, HalfT, N->getOperand(3),
17196                           DAG.getConstant(1, HalfT));
17197     swapInL = DAG.getCopyToReg(cpInH.getValue(0), dl,
17198                                Regs64bit ? X86::RBX : X86::EBX,
17199                                swapInL, cpInH.getValue(1));
17200     swapInH = DAG.getCopyToReg(swapInL.getValue(0), dl,
17201                                Regs64bit ? X86::RCX : X86::ECX,
17202                                swapInH, swapInL.getValue(1));
17203     SDValue Ops[] = { swapInH.getValue(0),
17204                       N->getOperand(1),
17205                       swapInH.getValue(1) };
17206     SDVTList Tys = DAG.getVTList(MVT::Other, MVT::Glue);
17207     MachineMemOperand *MMO = cast<AtomicSDNode>(N)->getMemOperand();
17208     unsigned Opcode = Regs64bit ? X86ISD::LCMPXCHG16_DAG :
17209                                   X86ISD::LCMPXCHG8_DAG;
17210     SDValue Result = DAG.getMemIntrinsicNode(Opcode, dl, Tys, Ops, T, MMO);
17211     SDValue cpOutL = DAG.getCopyFromReg(Result.getValue(0), dl,
17212                                         Regs64bit ? X86::RAX : X86::EAX,
17213                                         HalfT, Result.getValue(1));
17214     SDValue cpOutH = DAG.getCopyFromReg(cpOutL.getValue(1), dl,
17215                                         Regs64bit ? X86::RDX : X86::EDX,
17216                                         HalfT, cpOutL.getValue(2));
17217     SDValue OpsF[] = { cpOutL.getValue(0), cpOutH.getValue(0)};
17218
17219     SDValue EFLAGS = DAG.getCopyFromReg(cpOutH.getValue(1), dl, X86::EFLAGS,
17220                                         MVT::i32, cpOutH.getValue(2));
17221     SDValue Success =
17222         DAG.getNode(X86ISD::SETCC, dl, MVT::i8,
17223                     DAG.getConstant(X86::COND_E, MVT::i8), EFLAGS);
17224     Success = DAG.getZExtOrTrunc(Success, dl, N->getValueType(1));
17225
17226     Results.push_back(DAG.getNode(ISD::BUILD_PAIR, dl, T, OpsF));
17227     Results.push_back(Success);
17228     Results.push_back(EFLAGS.getValue(1));
17229     return;
17230   }
17231   case ISD::ATOMIC_SWAP:
17232   case ISD::ATOMIC_LOAD_ADD:
17233   case ISD::ATOMIC_LOAD_SUB:
17234   case ISD::ATOMIC_LOAD_AND:
17235   case ISD::ATOMIC_LOAD_OR:
17236   case ISD::ATOMIC_LOAD_XOR:
17237   case ISD::ATOMIC_LOAD_NAND:
17238   case ISD::ATOMIC_LOAD_MIN:
17239   case ISD::ATOMIC_LOAD_MAX:
17240   case ISD::ATOMIC_LOAD_UMIN:
17241   case ISD::ATOMIC_LOAD_UMAX:
17242     // Delegate to generic TypeLegalization. Situations we can really handle
17243     // should have already been dealt with by X86AtomicExpandPass.cpp.
17244     break;
17245   case ISD::ATOMIC_LOAD: {
17246     ReplaceATOMIC_LOAD(N, Results, DAG);
17247     return;
17248   }
17249   case ISD::BITCAST: {
17250     assert(Subtarget->hasSSE2() && "Requires at least SSE2!");
17251     EVT DstVT = N->getValueType(0);
17252     EVT SrcVT = N->getOperand(0)->getValueType(0);
17253
17254     if (SrcVT != MVT::f64 ||
17255         (DstVT != MVT::v2i32 && DstVT != MVT::v4i16 && DstVT != MVT::v8i8))
17256       return;
17257
17258     unsigned NumElts = DstVT.getVectorNumElements();
17259     EVT SVT = DstVT.getVectorElementType();
17260     EVT WiderVT = EVT::getVectorVT(*DAG.getContext(), SVT, NumElts * 2);
17261     SDValue Expanded = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl,
17262                                    MVT::v2f64, N->getOperand(0));
17263     SDValue ToVecInt = DAG.getNode(ISD::BITCAST, dl, WiderVT, Expanded);
17264
17265     if (ExperimentalVectorWideningLegalization) {
17266       // If we are legalizing vectors by widening, we already have the desired
17267       // legal vector type, just return it.
17268       Results.push_back(ToVecInt);
17269       return;
17270     }
17271
17272     SmallVector<SDValue, 8> Elts;
17273     for (unsigned i = 0, e = NumElts; i != e; ++i)
17274       Elts.push_back(DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, SVT,
17275                                    ToVecInt, DAG.getIntPtrConstant(i)));
17276
17277     Results.push_back(DAG.getNode(ISD::BUILD_VECTOR, dl, DstVT, Elts));
17278   }
17279   }
17280 }
17281
17282 const char *X86TargetLowering::getTargetNodeName(unsigned Opcode) const {
17283   switch (Opcode) {
17284   default: return nullptr;
17285   case X86ISD::BSF:                return "X86ISD::BSF";
17286   case X86ISD::BSR:                return "X86ISD::BSR";
17287   case X86ISD::SHLD:               return "X86ISD::SHLD";
17288   case X86ISD::SHRD:               return "X86ISD::SHRD";
17289   case X86ISD::FAND:               return "X86ISD::FAND";
17290   case X86ISD::FANDN:              return "X86ISD::FANDN";
17291   case X86ISD::FOR:                return "X86ISD::FOR";
17292   case X86ISD::FXOR:               return "X86ISD::FXOR";
17293   case X86ISD::FSRL:               return "X86ISD::FSRL";
17294   case X86ISD::FILD:               return "X86ISD::FILD";
17295   case X86ISD::FILD_FLAG:          return "X86ISD::FILD_FLAG";
17296   case X86ISD::FP_TO_INT16_IN_MEM: return "X86ISD::FP_TO_INT16_IN_MEM";
17297   case X86ISD::FP_TO_INT32_IN_MEM: return "X86ISD::FP_TO_INT32_IN_MEM";
17298   case X86ISD::FP_TO_INT64_IN_MEM: return "X86ISD::FP_TO_INT64_IN_MEM";
17299   case X86ISD::FLD:                return "X86ISD::FLD";
17300   case X86ISD::FST:                return "X86ISD::FST";
17301   case X86ISD::CALL:               return "X86ISD::CALL";
17302   case X86ISD::RDTSC_DAG:          return "X86ISD::RDTSC_DAG";
17303   case X86ISD::RDTSCP_DAG:         return "X86ISD::RDTSCP_DAG";
17304   case X86ISD::RDPMC_DAG:          return "X86ISD::RDPMC_DAG";
17305   case X86ISD::BT:                 return "X86ISD::BT";
17306   case X86ISD::CMP:                return "X86ISD::CMP";
17307   case X86ISD::COMI:               return "X86ISD::COMI";
17308   case X86ISD::UCOMI:              return "X86ISD::UCOMI";
17309   case X86ISD::CMPM:               return "X86ISD::CMPM";
17310   case X86ISD::CMPMU:              return "X86ISD::CMPMU";
17311   case X86ISD::SETCC:              return "X86ISD::SETCC";
17312   case X86ISD::SETCC_CARRY:        return "X86ISD::SETCC_CARRY";
17313   case X86ISD::FSETCC:             return "X86ISD::FSETCC";
17314   case X86ISD::CMOV:               return "X86ISD::CMOV";
17315   case X86ISD::BRCOND:             return "X86ISD::BRCOND";
17316   case X86ISD::RET_FLAG:           return "X86ISD::RET_FLAG";
17317   case X86ISD::REP_STOS:           return "X86ISD::REP_STOS";
17318   case X86ISD::REP_MOVS:           return "X86ISD::REP_MOVS";
17319   case X86ISD::GlobalBaseReg:      return "X86ISD::GlobalBaseReg";
17320   case X86ISD::Wrapper:            return "X86ISD::Wrapper";
17321   case X86ISD::WrapperRIP:         return "X86ISD::WrapperRIP";
17322   case X86ISD::PEXTRB:             return "X86ISD::PEXTRB";
17323   case X86ISD::PEXTRW:             return "X86ISD::PEXTRW";
17324   case X86ISD::INSERTPS:           return "X86ISD::INSERTPS";
17325   case X86ISD::PINSRB:             return "X86ISD::PINSRB";
17326   case X86ISD::PINSRW:             return "X86ISD::PINSRW";
17327   case X86ISD::PSHUFB:             return "X86ISD::PSHUFB";
17328   case X86ISD::ANDNP:              return "X86ISD::ANDNP";
17329   case X86ISD::PSIGN:              return "X86ISD::PSIGN";
17330   case X86ISD::BLENDV:             return "X86ISD::BLENDV";
17331   case X86ISD::BLENDI:             return "X86ISD::BLENDI";
17332   case X86ISD::SUBUS:              return "X86ISD::SUBUS";
17333   case X86ISD::HADD:               return "X86ISD::HADD";
17334   case X86ISD::HSUB:               return "X86ISD::HSUB";
17335   case X86ISD::FHADD:              return "X86ISD::FHADD";
17336   case X86ISD::FHSUB:              return "X86ISD::FHSUB";
17337   case X86ISD::UMAX:               return "X86ISD::UMAX";
17338   case X86ISD::UMIN:               return "X86ISD::UMIN";
17339   case X86ISD::SMAX:               return "X86ISD::SMAX";
17340   case X86ISD::SMIN:               return "X86ISD::SMIN";
17341   case X86ISD::FMAX:               return "X86ISD::FMAX";
17342   case X86ISD::FMIN:               return "X86ISD::FMIN";
17343   case X86ISD::FMAXC:              return "X86ISD::FMAXC";
17344   case X86ISD::FMINC:              return "X86ISD::FMINC";
17345   case X86ISD::FRSQRT:             return "X86ISD::FRSQRT";
17346   case X86ISD::FRCP:               return "X86ISD::FRCP";
17347   case X86ISD::TLSADDR:            return "X86ISD::TLSADDR";
17348   case X86ISD::TLSBASEADDR:        return "X86ISD::TLSBASEADDR";
17349   case X86ISD::TLSCALL:            return "X86ISD::TLSCALL";
17350   case X86ISD::EH_SJLJ_SETJMP:     return "X86ISD::EH_SJLJ_SETJMP";
17351   case X86ISD::EH_SJLJ_LONGJMP:    return "X86ISD::EH_SJLJ_LONGJMP";
17352   case X86ISD::EH_RETURN:          return "X86ISD::EH_RETURN";
17353   case X86ISD::TC_RETURN:          return "X86ISD::TC_RETURN";
17354   case X86ISD::FNSTCW16m:          return "X86ISD::FNSTCW16m";
17355   case X86ISD::FNSTSW16r:          return "X86ISD::FNSTSW16r";
17356   case X86ISD::LCMPXCHG_DAG:       return "X86ISD::LCMPXCHG_DAG";
17357   case X86ISD::LCMPXCHG8_DAG:      return "X86ISD::LCMPXCHG8_DAG";
17358   case X86ISD::LCMPXCHG16_DAG:     return "X86ISD::LCMPXCHG16_DAG";
17359   case X86ISD::VZEXT_MOVL:         return "X86ISD::VZEXT_MOVL";
17360   case X86ISD::VZEXT_LOAD:         return "X86ISD::VZEXT_LOAD";
17361   case X86ISD::VZEXT:              return "X86ISD::VZEXT";
17362   case X86ISD::VSEXT:              return "X86ISD::VSEXT";
17363   case X86ISD::VTRUNC:             return "X86ISD::VTRUNC";
17364   case X86ISD::VTRUNCM:            return "X86ISD::VTRUNCM";
17365   case X86ISD::VINSERT:            return "X86ISD::VINSERT";
17366   case X86ISD::VFPEXT:             return "X86ISD::VFPEXT";
17367   case X86ISD::VFPROUND:           return "X86ISD::VFPROUND";
17368   case X86ISD::VSHLDQ:             return "X86ISD::VSHLDQ";
17369   case X86ISD::VSRLDQ:             return "X86ISD::VSRLDQ";
17370   case X86ISD::VSHL:               return "X86ISD::VSHL";
17371   case X86ISD::VSRL:               return "X86ISD::VSRL";
17372   case X86ISD::VSRA:               return "X86ISD::VSRA";
17373   case X86ISD::VSHLI:              return "X86ISD::VSHLI";
17374   case X86ISD::VSRLI:              return "X86ISD::VSRLI";
17375   case X86ISD::VSRAI:              return "X86ISD::VSRAI";
17376   case X86ISD::CMPP:               return "X86ISD::CMPP";
17377   case X86ISD::PCMPEQ:             return "X86ISD::PCMPEQ";
17378   case X86ISD::PCMPGT:             return "X86ISD::PCMPGT";
17379   case X86ISD::PCMPEQM:            return "X86ISD::PCMPEQM";
17380   case X86ISD::PCMPGTM:            return "X86ISD::PCMPGTM";
17381   case X86ISD::ADD:                return "X86ISD::ADD";
17382   case X86ISD::SUB:                return "X86ISD::SUB";
17383   case X86ISD::ADC:                return "X86ISD::ADC";
17384   case X86ISD::SBB:                return "X86ISD::SBB";
17385   case X86ISD::SMUL:               return "X86ISD::SMUL";
17386   case X86ISD::UMUL:               return "X86ISD::UMUL";
17387   case X86ISD::INC:                return "X86ISD::INC";
17388   case X86ISD::DEC:                return "X86ISD::DEC";
17389   case X86ISD::OR:                 return "X86ISD::OR";
17390   case X86ISD::XOR:                return "X86ISD::XOR";
17391   case X86ISD::AND:                return "X86ISD::AND";
17392   case X86ISD::BEXTR:              return "X86ISD::BEXTR";
17393   case X86ISD::MUL_IMM:            return "X86ISD::MUL_IMM";
17394   case X86ISD::PTEST:              return "X86ISD::PTEST";
17395   case X86ISD::TESTP:              return "X86ISD::TESTP";
17396   case X86ISD::TESTM:              return "X86ISD::TESTM";
17397   case X86ISD::TESTNM:             return "X86ISD::TESTNM";
17398   case X86ISD::KORTEST:            return "X86ISD::KORTEST";
17399   case X86ISD::PACKSS:             return "X86ISD::PACKSS";
17400   case X86ISD::PACKUS:             return "X86ISD::PACKUS";
17401   case X86ISD::PALIGNR:            return "X86ISD::PALIGNR";
17402   case X86ISD::VALIGN:             return "X86ISD::VALIGN";
17403   case X86ISD::PSHUFD:             return "X86ISD::PSHUFD";
17404   case X86ISD::PSHUFHW:            return "X86ISD::PSHUFHW";
17405   case X86ISD::PSHUFLW:            return "X86ISD::PSHUFLW";
17406   case X86ISD::SHUFP:              return "X86ISD::SHUFP";
17407   case X86ISD::MOVLHPS:            return "X86ISD::MOVLHPS";
17408   case X86ISD::MOVLHPD:            return "X86ISD::MOVLHPD";
17409   case X86ISD::MOVHLPS:            return "X86ISD::MOVHLPS";
17410   case X86ISD::MOVLPS:             return "X86ISD::MOVLPS";
17411   case X86ISD::MOVLPD:             return "X86ISD::MOVLPD";
17412   case X86ISD::MOVDDUP:            return "X86ISD::MOVDDUP";
17413   case X86ISD::MOVSHDUP:           return "X86ISD::MOVSHDUP";
17414   case X86ISD::MOVSLDUP:           return "X86ISD::MOVSLDUP";
17415   case X86ISD::MOVSD:              return "X86ISD::MOVSD";
17416   case X86ISD::MOVSS:              return "X86ISD::MOVSS";
17417   case X86ISD::UNPCKL:             return "X86ISD::UNPCKL";
17418   case X86ISD::UNPCKH:             return "X86ISD::UNPCKH";
17419   case X86ISD::VBROADCAST:         return "X86ISD::VBROADCAST";
17420   case X86ISD::VBROADCASTM:        return "X86ISD::VBROADCASTM";
17421   case X86ISD::VEXTRACT:           return "X86ISD::VEXTRACT";
17422   case X86ISD::VPERMILP:           return "X86ISD::VPERMILP";
17423   case X86ISD::VPERM2X128:         return "X86ISD::VPERM2X128";
17424   case X86ISD::VPERMV:             return "X86ISD::VPERMV";
17425   case X86ISD::VPERMV3:            return "X86ISD::VPERMV3";
17426   case X86ISD::VPERMIV3:           return "X86ISD::VPERMIV3";
17427   case X86ISD::VPERMI:             return "X86ISD::VPERMI";
17428   case X86ISD::PMULUDQ:            return "X86ISD::PMULUDQ";
17429   case X86ISD::PMULDQ:             return "X86ISD::PMULDQ";
17430   case X86ISD::VASTART_SAVE_XMM_REGS: return "X86ISD::VASTART_SAVE_XMM_REGS";
17431   case X86ISD::VAARG_64:           return "X86ISD::VAARG_64";
17432   case X86ISD::WIN_ALLOCA:         return "X86ISD::WIN_ALLOCA";
17433   case X86ISD::MEMBARRIER:         return "X86ISD::MEMBARRIER";
17434   case X86ISD::SEG_ALLOCA:         return "X86ISD::SEG_ALLOCA";
17435   case X86ISD::WIN_FTOL:           return "X86ISD::WIN_FTOL";
17436   case X86ISD::SAHF:               return "X86ISD::SAHF";
17437   case X86ISD::RDRAND:             return "X86ISD::RDRAND";
17438   case X86ISD::RDSEED:             return "X86ISD::RDSEED";
17439   case X86ISD::FMADD:              return "X86ISD::FMADD";
17440   case X86ISD::FMSUB:              return "X86ISD::FMSUB";
17441   case X86ISD::FNMADD:             return "X86ISD::FNMADD";
17442   case X86ISD::FNMSUB:             return "X86ISD::FNMSUB";
17443   case X86ISD::FMADDSUB:           return "X86ISD::FMADDSUB";
17444   case X86ISD::FMSUBADD:           return "X86ISD::FMSUBADD";
17445   case X86ISD::PCMPESTRI:          return "X86ISD::PCMPESTRI";
17446   case X86ISD::PCMPISTRI:          return "X86ISD::PCMPISTRI";
17447   case X86ISD::XTEST:              return "X86ISD::XTEST";
17448   }
17449 }
17450
17451 // isLegalAddressingMode - Return true if the addressing mode represented
17452 // by AM is legal for this target, for a load/store of the specified type.
17453 bool X86TargetLowering::isLegalAddressingMode(const AddrMode &AM,
17454                                               Type *Ty) const {
17455   // X86 supports extremely general addressing modes.
17456   CodeModel::Model M = getTargetMachine().getCodeModel();
17457   Reloc::Model R = getTargetMachine().getRelocationModel();
17458
17459   // X86 allows a sign-extended 32-bit immediate field as a displacement.
17460   if (!X86::isOffsetSuitableForCodeModel(AM.BaseOffs, M, AM.BaseGV != nullptr))
17461     return false;
17462
17463   if (AM.BaseGV) {
17464     unsigned GVFlags =
17465       Subtarget->ClassifyGlobalReference(AM.BaseGV, getTargetMachine());
17466
17467     // If a reference to this global requires an extra load, we can't fold it.
17468     if (isGlobalStubReference(GVFlags))
17469       return false;
17470
17471     // If BaseGV requires a register for the PIC base, we cannot also have a
17472     // BaseReg specified.
17473     if (AM.HasBaseReg && isGlobalRelativeToPICBase(GVFlags))
17474       return false;
17475
17476     // If lower 4G is not available, then we must use rip-relative addressing.
17477     if ((M != CodeModel::Small || R != Reloc::Static) &&
17478         Subtarget->is64Bit() && (AM.BaseOffs || AM.Scale > 1))
17479       return false;
17480   }
17481
17482   switch (AM.Scale) {
17483   case 0:
17484   case 1:
17485   case 2:
17486   case 4:
17487   case 8:
17488     // These scales always work.
17489     break;
17490   case 3:
17491   case 5:
17492   case 9:
17493     // These scales are formed with basereg+scalereg.  Only accept if there is
17494     // no basereg yet.
17495     if (AM.HasBaseReg)
17496       return false;
17497     break;
17498   default:  // Other stuff never works.
17499     return false;
17500   }
17501
17502   return true;
17503 }
17504
17505 bool X86TargetLowering::isVectorShiftByScalarCheap(Type *Ty) const {
17506   unsigned Bits = Ty->getScalarSizeInBits();
17507
17508   // 8-bit shifts are always expensive, but versions with a scalar amount aren't
17509   // particularly cheaper than those without.
17510   if (Bits == 8)
17511     return false;
17512
17513   // On AVX2 there are new vpsllv[dq] instructions (and other shifts), that make
17514   // variable shifts just as cheap as scalar ones.
17515   if (Subtarget->hasInt256() && (Bits == 32 || Bits == 64))
17516     return false;
17517
17518   // Otherwise, it's significantly cheaper to shift by a scalar amount than by a
17519   // fully general vector.
17520   return true;
17521 }
17522
17523 bool X86TargetLowering::isTruncateFree(Type *Ty1, Type *Ty2) const {
17524   if (!Ty1->isIntegerTy() || !Ty2->isIntegerTy())
17525     return false;
17526   unsigned NumBits1 = Ty1->getPrimitiveSizeInBits();
17527   unsigned NumBits2 = Ty2->getPrimitiveSizeInBits();
17528   return NumBits1 > NumBits2;
17529 }
17530
17531 bool X86TargetLowering::allowTruncateForTailCall(Type *Ty1, Type *Ty2) const {
17532   if (!Ty1->isIntegerTy() || !Ty2->isIntegerTy())
17533     return false;
17534
17535   if (!isTypeLegal(EVT::getEVT(Ty1)))
17536     return false;
17537
17538   assert(Ty1->getPrimitiveSizeInBits() <= 64 && "i128 is probably not a noop");
17539
17540   // Assuming the caller doesn't have a zeroext or signext return parameter,
17541   // truncation all the way down to i1 is valid.
17542   return true;
17543 }
17544
17545 bool X86TargetLowering::isLegalICmpImmediate(int64_t Imm) const {
17546   return isInt<32>(Imm);
17547 }
17548
17549 bool X86TargetLowering::isLegalAddImmediate(int64_t Imm) const {
17550   // Can also use sub to handle negated immediates.
17551   return isInt<32>(Imm);
17552 }
17553
17554 bool X86TargetLowering::isTruncateFree(EVT VT1, EVT VT2) const {
17555   if (!VT1.isInteger() || !VT2.isInteger())
17556     return false;
17557   unsigned NumBits1 = VT1.getSizeInBits();
17558   unsigned NumBits2 = VT2.getSizeInBits();
17559   return NumBits1 > NumBits2;
17560 }
17561
17562 bool X86TargetLowering::isZExtFree(Type *Ty1, Type *Ty2) const {
17563   // x86-64 implicitly zero-extends 32-bit results in 64-bit registers.
17564   return Ty1->isIntegerTy(32) && Ty2->isIntegerTy(64) && Subtarget->is64Bit();
17565 }
17566
17567 bool X86TargetLowering::isZExtFree(EVT VT1, EVT VT2) const {
17568   // x86-64 implicitly zero-extends 32-bit results in 64-bit registers.
17569   return VT1 == MVT::i32 && VT2 == MVT::i64 && Subtarget->is64Bit();
17570 }
17571
17572 bool X86TargetLowering::isZExtFree(SDValue Val, EVT VT2) const {
17573   EVT VT1 = Val.getValueType();
17574   if (isZExtFree(VT1, VT2))
17575     return true;
17576
17577   if (Val.getOpcode() != ISD::LOAD)
17578     return false;
17579
17580   if (!VT1.isSimple() || !VT1.isInteger() ||
17581       !VT2.isSimple() || !VT2.isInteger())
17582     return false;
17583
17584   switch (VT1.getSimpleVT().SimpleTy) {
17585   default: break;
17586   case MVT::i8:
17587   case MVT::i16:
17588   case MVT::i32:
17589     // X86 has 8, 16, and 32-bit zero-extending loads.
17590     return true;
17591   }
17592
17593   return false;
17594 }
17595
17596 bool
17597 X86TargetLowering::isFMAFasterThanFMulAndFAdd(EVT VT) const {
17598   if (!(Subtarget->hasFMA() || Subtarget->hasFMA4()))
17599     return false;
17600
17601   VT = VT.getScalarType();
17602
17603   if (!VT.isSimple())
17604     return false;
17605
17606   switch (VT.getSimpleVT().SimpleTy) {
17607   case MVT::f32:
17608   case MVT::f64:
17609     return true;
17610   default:
17611     break;
17612   }
17613
17614   return false;
17615 }
17616
17617 bool X86TargetLowering::isNarrowingProfitable(EVT VT1, EVT VT2) const {
17618   // i16 instructions are longer (0x66 prefix) and potentially slower.
17619   return !(VT1 == MVT::i32 && VT2 == MVT::i16);
17620 }
17621
17622 /// isShuffleMaskLegal - Targets can use this to indicate that they only
17623 /// support *some* VECTOR_SHUFFLE operations, those with specific masks.
17624 /// By default, if a target supports the VECTOR_SHUFFLE node, all mask values
17625 /// are assumed to be legal.
17626 bool
17627 X86TargetLowering::isShuffleMaskLegal(const SmallVectorImpl<int> &M,
17628                                       EVT VT) const {
17629   if (!VT.isSimple())
17630     return false;
17631
17632   MVT SVT = VT.getSimpleVT();
17633
17634   // Very little shuffling can be done for 64-bit vectors right now.
17635   if (VT.getSizeInBits() == 64)
17636     return false;
17637
17638   // If this is a single-input shuffle with no 128 bit lane crossings we can
17639   // lower it into pshufb.
17640   if ((SVT.is128BitVector() && Subtarget->hasSSSE3()) ||
17641       (SVT.is256BitVector() && Subtarget->hasInt256())) {
17642     bool isLegal = true;
17643     for (unsigned I = 0, E = M.size(); I != E; ++I) {
17644       if (M[I] >= (int)SVT.getVectorNumElements() ||
17645           ShuffleCrosses128bitLane(SVT, I, M[I])) {
17646         isLegal = false;
17647         break;
17648       }
17649     }
17650     if (isLegal)
17651       return true;
17652   }
17653
17654   // FIXME: blends, shifts.
17655   return (SVT.getVectorNumElements() == 2 ||
17656           ShuffleVectorSDNode::isSplatMask(&M[0], VT) ||
17657           isMOVLMask(M, SVT) ||
17658           isMOVHLPSMask(M, SVT) ||
17659           isSHUFPMask(M, SVT) ||
17660           isPSHUFDMask(M, SVT) ||
17661           isPSHUFHWMask(M, SVT, Subtarget->hasInt256()) ||
17662           isPSHUFLWMask(M, SVT, Subtarget->hasInt256()) ||
17663           isPALIGNRMask(M, SVT, Subtarget) ||
17664           isUNPCKLMask(M, SVT, Subtarget->hasInt256()) ||
17665           isUNPCKHMask(M, SVT, Subtarget->hasInt256()) ||
17666           isUNPCKL_v_undef_Mask(M, SVT, Subtarget->hasInt256()) ||
17667           isUNPCKH_v_undef_Mask(M, SVT, Subtarget->hasInt256()) ||
17668           isBlendMask(M, SVT, Subtarget->hasSSE41(), Subtarget->hasInt256()));
17669 }
17670
17671 bool
17672 X86TargetLowering::isVectorClearMaskLegal(const SmallVectorImpl<int> &Mask,
17673                                           EVT VT) const {
17674   if (!VT.isSimple())
17675     return false;
17676
17677   MVT SVT = VT.getSimpleVT();
17678   unsigned NumElts = SVT.getVectorNumElements();
17679   // FIXME: This collection of masks seems suspect.
17680   if (NumElts == 2)
17681     return true;
17682   if (NumElts == 4 && SVT.is128BitVector()) {
17683     return (isMOVLMask(Mask, SVT)  ||
17684             isCommutedMOVLMask(Mask, SVT, true) ||
17685             isSHUFPMask(Mask, SVT) ||
17686             isSHUFPMask(Mask, SVT, /* Commuted */ true));
17687   }
17688   return false;
17689 }
17690
17691 //===----------------------------------------------------------------------===//
17692 //                           X86 Scheduler Hooks
17693 //===----------------------------------------------------------------------===//
17694
17695 /// Utility function to emit xbegin specifying the start of an RTM region.
17696 static MachineBasicBlock *EmitXBegin(MachineInstr *MI, MachineBasicBlock *MBB,
17697                                      const TargetInstrInfo *TII) {
17698   DebugLoc DL = MI->getDebugLoc();
17699
17700   const BasicBlock *BB = MBB->getBasicBlock();
17701   MachineFunction::iterator I = MBB;
17702   ++I;
17703
17704   // For the v = xbegin(), we generate
17705   //
17706   // thisMBB:
17707   //  xbegin sinkMBB
17708   //
17709   // mainMBB:
17710   //  eax = -1
17711   //
17712   // sinkMBB:
17713   //  v = eax
17714
17715   MachineBasicBlock *thisMBB = MBB;
17716   MachineFunction *MF = MBB->getParent();
17717   MachineBasicBlock *mainMBB = MF->CreateMachineBasicBlock(BB);
17718   MachineBasicBlock *sinkMBB = MF->CreateMachineBasicBlock(BB);
17719   MF->insert(I, mainMBB);
17720   MF->insert(I, sinkMBB);
17721
17722   // Transfer the remainder of BB and its successor edges to sinkMBB.
17723   sinkMBB->splice(sinkMBB->begin(), MBB,
17724                   std::next(MachineBasicBlock::iterator(MI)), MBB->end());
17725   sinkMBB->transferSuccessorsAndUpdatePHIs(MBB);
17726
17727   // thisMBB:
17728   //  xbegin sinkMBB
17729   //  # fallthrough to mainMBB
17730   //  # abortion to sinkMBB
17731   BuildMI(thisMBB, DL, TII->get(X86::XBEGIN_4)).addMBB(sinkMBB);
17732   thisMBB->addSuccessor(mainMBB);
17733   thisMBB->addSuccessor(sinkMBB);
17734
17735   // mainMBB:
17736   //  EAX = -1
17737   BuildMI(mainMBB, DL, TII->get(X86::MOV32ri), X86::EAX).addImm(-1);
17738   mainMBB->addSuccessor(sinkMBB);
17739
17740   // sinkMBB:
17741   // EAX is live into the sinkMBB
17742   sinkMBB->addLiveIn(X86::EAX);
17743   BuildMI(*sinkMBB, sinkMBB->begin(), DL,
17744           TII->get(TargetOpcode::COPY), MI->getOperand(0).getReg())
17745     .addReg(X86::EAX);
17746
17747   MI->eraseFromParent();
17748   return sinkMBB;
17749 }
17750
17751 // FIXME: When we get size specific XMM0 registers, i.e. XMM0_V16I8
17752 // or XMM0_V32I8 in AVX all of this code can be replaced with that
17753 // in the .td file.
17754 static MachineBasicBlock *EmitPCMPSTRM(MachineInstr *MI, MachineBasicBlock *BB,
17755                                        const TargetInstrInfo *TII) {
17756   unsigned Opc;
17757   switch (MI->getOpcode()) {
17758   default: llvm_unreachable("illegal opcode!");
17759   case X86::PCMPISTRM128REG:  Opc = X86::PCMPISTRM128rr;  break;
17760   case X86::VPCMPISTRM128REG: Opc = X86::VPCMPISTRM128rr; break;
17761   case X86::PCMPISTRM128MEM:  Opc = X86::PCMPISTRM128rm;  break;
17762   case X86::VPCMPISTRM128MEM: Opc = X86::VPCMPISTRM128rm; break;
17763   case X86::PCMPESTRM128REG:  Opc = X86::PCMPESTRM128rr;  break;
17764   case X86::VPCMPESTRM128REG: Opc = X86::VPCMPESTRM128rr; break;
17765   case X86::PCMPESTRM128MEM:  Opc = X86::PCMPESTRM128rm;  break;
17766   case X86::VPCMPESTRM128MEM: Opc = X86::VPCMPESTRM128rm; break;
17767   }
17768
17769   DebugLoc dl = MI->getDebugLoc();
17770   MachineInstrBuilder MIB = BuildMI(*BB, MI, dl, TII->get(Opc));
17771
17772   unsigned NumArgs = MI->getNumOperands();
17773   for (unsigned i = 1; i < NumArgs; ++i) {
17774     MachineOperand &Op = MI->getOperand(i);
17775     if (!(Op.isReg() && Op.isImplicit()))
17776       MIB.addOperand(Op);
17777   }
17778   if (MI->hasOneMemOperand())
17779     MIB->setMemRefs(MI->memoperands_begin(), MI->memoperands_end());
17780
17781   BuildMI(*BB, MI, dl,
17782     TII->get(TargetOpcode::COPY), MI->getOperand(0).getReg())
17783     .addReg(X86::XMM0);
17784
17785   MI->eraseFromParent();
17786   return BB;
17787 }
17788
17789 // FIXME: Custom handling because TableGen doesn't support multiple implicit
17790 // defs in an instruction pattern
17791 static MachineBasicBlock *EmitPCMPSTRI(MachineInstr *MI, MachineBasicBlock *BB,
17792                                        const TargetInstrInfo *TII) {
17793   unsigned Opc;
17794   switch (MI->getOpcode()) {
17795   default: llvm_unreachable("illegal opcode!");
17796   case X86::PCMPISTRIREG:  Opc = X86::PCMPISTRIrr;  break;
17797   case X86::VPCMPISTRIREG: Opc = X86::VPCMPISTRIrr; break;
17798   case X86::PCMPISTRIMEM:  Opc = X86::PCMPISTRIrm;  break;
17799   case X86::VPCMPISTRIMEM: Opc = X86::VPCMPISTRIrm; break;
17800   case X86::PCMPESTRIREG:  Opc = X86::PCMPESTRIrr;  break;
17801   case X86::VPCMPESTRIREG: Opc = X86::VPCMPESTRIrr; break;
17802   case X86::PCMPESTRIMEM:  Opc = X86::PCMPESTRIrm;  break;
17803   case X86::VPCMPESTRIMEM: Opc = X86::VPCMPESTRIrm; break;
17804   }
17805
17806   DebugLoc dl = MI->getDebugLoc();
17807   MachineInstrBuilder MIB = BuildMI(*BB, MI, dl, TII->get(Opc));
17808
17809   unsigned NumArgs = MI->getNumOperands(); // remove the results
17810   for (unsigned i = 1; i < NumArgs; ++i) {
17811     MachineOperand &Op = MI->getOperand(i);
17812     if (!(Op.isReg() && Op.isImplicit()))
17813       MIB.addOperand(Op);
17814   }
17815   if (MI->hasOneMemOperand())
17816     MIB->setMemRefs(MI->memoperands_begin(), MI->memoperands_end());
17817
17818   BuildMI(*BB, MI, dl,
17819     TII->get(TargetOpcode::COPY), MI->getOperand(0).getReg())
17820     .addReg(X86::ECX);
17821
17822   MI->eraseFromParent();
17823   return BB;
17824 }
17825
17826 static MachineBasicBlock * EmitMonitor(MachineInstr *MI, MachineBasicBlock *BB,
17827                                        const TargetInstrInfo *TII,
17828                                        const X86Subtarget* Subtarget) {
17829   DebugLoc dl = MI->getDebugLoc();
17830
17831   // Address into RAX/EAX, other two args into ECX, EDX.
17832   unsigned MemOpc = Subtarget->is64Bit() ? X86::LEA64r : X86::LEA32r;
17833   unsigned MemReg = Subtarget->is64Bit() ? X86::RAX : X86::EAX;
17834   MachineInstrBuilder MIB = BuildMI(*BB, MI, dl, TII->get(MemOpc), MemReg);
17835   for (int i = 0; i < X86::AddrNumOperands; ++i)
17836     MIB.addOperand(MI->getOperand(i));
17837
17838   unsigned ValOps = X86::AddrNumOperands;
17839   BuildMI(*BB, MI, dl, TII->get(TargetOpcode::COPY), X86::ECX)
17840     .addReg(MI->getOperand(ValOps).getReg());
17841   BuildMI(*BB, MI, dl, TII->get(TargetOpcode::COPY), X86::EDX)
17842     .addReg(MI->getOperand(ValOps+1).getReg());
17843
17844   // The instruction doesn't actually take any operands though.
17845   BuildMI(*BB, MI, dl, TII->get(X86::MONITORrrr));
17846
17847   MI->eraseFromParent(); // The pseudo is gone now.
17848   return BB;
17849 }
17850
17851 MachineBasicBlock *
17852 X86TargetLowering::EmitVAARG64WithCustomInserter(
17853                    MachineInstr *MI,
17854                    MachineBasicBlock *MBB) const {
17855   // Emit va_arg instruction on X86-64.
17856
17857   // Operands to this pseudo-instruction:
17858   // 0  ) Output        : destination address (reg)
17859   // 1-5) Input         : va_list address (addr, i64mem)
17860   // 6  ) ArgSize       : Size (in bytes) of vararg type
17861   // 7  ) ArgMode       : 0=overflow only, 1=use gp_offset, 2=use fp_offset
17862   // 8  ) Align         : Alignment of type
17863   // 9  ) EFLAGS (implicit-def)
17864
17865   assert(MI->getNumOperands() == 10 && "VAARG_64 should have 10 operands!");
17866   assert(X86::AddrNumOperands == 5 && "VAARG_64 assumes 5 address operands");
17867
17868   unsigned DestReg = MI->getOperand(0).getReg();
17869   MachineOperand &Base = MI->getOperand(1);
17870   MachineOperand &Scale = MI->getOperand(2);
17871   MachineOperand &Index = MI->getOperand(3);
17872   MachineOperand &Disp = MI->getOperand(4);
17873   MachineOperand &Segment = MI->getOperand(5);
17874   unsigned ArgSize = MI->getOperand(6).getImm();
17875   unsigned ArgMode = MI->getOperand(7).getImm();
17876   unsigned Align = MI->getOperand(8).getImm();
17877
17878   // Memory Reference
17879   assert(MI->hasOneMemOperand() && "Expected VAARG_64 to have one memoperand");
17880   MachineInstr::mmo_iterator MMOBegin = MI->memoperands_begin();
17881   MachineInstr::mmo_iterator MMOEnd = MI->memoperands_end();
17882
17883   // Machine Information
17884   const TargetInstrInfo *TII = MBB->getParent()->getSubtarget().getInstrInfo();
17885   MachineRegisterInfo &MRI = MBB->getParent()->getRegInfo();
17886   const TargetRegisterClass *AddrRegClass = getRegClassFor(MVT::i64);
17887   const TargetRegisterClass *OffsetRegClass = getRegClassFor(MVT::i32);
17888   DebugLoc DL = MI->getDebugLoc();
17889
17890   // struct va_list {
17891   //   i32   gp_offset
17892   //   i32   fp_offset
17893   //   i64   overflow_area (address)
17894   //   i64   reg_save_area (address)
17895   // }
17896   // sizeof(va_list) = 24
17897   // alignment(va_list) = 8
17898
17899   unsigned TotalNumIntRegs = 6;
17900   unsigned TotalNumXMMRegs = 8;
17901   bool UseGPOffset = (ArgMode == 1);
17902   bool UseFPOffset = (ArgMode == 2);
17903   unsigned MaxOffset = TotalNumIntRegs * 8 +
17904                        (UseFPOffset ? TotalNumXMMRegs * 16 : 0);
17905
17906   /* Align ArgSize to a multiple of 8 */
17907   unsigned ArgSizeA8 = (ArgSize + 7) & ~7;
17908   bool NeedsAlign = (Align > 8);
17909
17910   MachineBasicBlock *thisMBB = MBB;
17911   MachineBasicBlock *overflowMBB;
17912   MachineBasicBlock *offsetMBB;
17913   MachineBasicBlock *endMBB;
17914
17915   unsigned OffsetDestReg = 0;    // Argument address computed by offsetMBB
17916   unsigned OverflowDestReg = 0;  // Argument address computed by overflowMBB
17917   unsigned OffsetReg = 0;
17918
17919   if (!UseGPOffset && !UseFPOffset) {
17920     // If we only pull from the overflow region, we don't create a branch.
17921     // We don't need to alter control flow.
17922     OffsetDestReg = 0; // unused
17923     OverflowDestReg = DestReg;
17924
17925     offsetMBB = nullptr;
17926     overflowMBB = thisMBB;
17927     endMBB = thisMBB;
17928   } else {
17929     // First emit code to check if gp_offset (or fp_offset) is below the bound.
17930     // If so, pull the argument from reg_save_area. (branch to offsetMBB)
17931     // If not, pull from overflow_area. (branch to overflowMBB)
17932     //
17933     //       thisMBB
17934     //         |     .
17935     //         |        .
17936     //     offsetMBB   overflowMBB
17937     //         |        .
17938     //         |     .
17939     //        endMBB
17940
17941     // Registers for the PHI in endMBB
17942     OffsetDestReg = MRI.createVirtualRegister(AddrRegClass);
17943     OverflowDestReg = MRI.createVirtualRegister(AddrRegClass);
17944
17945     const BasicBlock *LLVM_BB = MBB->getBasicBlock();
17946     MachineFunction *MF = MBB->getParent();
17947     overflowMBB = MF->CreateMachineBasicBlock(LLVM_BB);
17948     offsetMBB = MF->CreateMachineBasicBlock(LLVM_BB);
17949     endMBB = MF->CreateMachineBasicBlock(LLVM_BB);
17950
17951     MachineFunction::iterator MBBIter = MBB;
17952     ++MBBIter;
17953
17954     // Insert the new basic blocks
17955     MF->insert(MBBIter, offsetMBB);
17956     MF->insert(MBBIter, overflowMBB);
17957     MF->insert(MBBIter, endMBB);
17958
17959     // Transfer the remainder of MBB and its successor edges to endMBB.
17960     endMBB->splice(endMBB->begin(), thisMBB,
17961                    std::next(MachineBasicBlock::iterator(MI)), thisMBB->end());
17962     endMBB->transferSuccessorsAndUpdatePHIs(thisMBB);
17963
17964     // Make offsetMBB and overflowMBB successors of thisMBB
17965     thisMBB->addSuccessor(offsetMBB);
17966     thisMBB->addSuccessor(overflowMBB);
17967
17968     // endMBB is a successor of both offsetMBB and overflowMBB
17969     offsetMBB->addSuccessor(endMBB);
17970     overflowMBB->addSuccessor(endMBB);
17971
17972     // Load the offset value into a register
17973     OffsetReg = MRI.createVirtualRegister(OffsetRegClass);
17974     BuildMI(thisMBB, DL, TII->get(X86::MOV32rm), OffsetReg)
17975       .addOperand(Base)
17976       .addOperand(Scale)
17977       .addOperand(Index)
17978       .addDisp(Disp, UseFPOffset ? 4 : 0)
17979       .addOperand(Segment)
17980       .setMemRefs(MMOBegin, MMOEnd);
17981
17982     // Check if there is enough room left to pull this argument.
17983     BuildMI(thisMBB, DL, TII->get(X86::CMP32ri))
17984       .addReg(OffsetReg)
17985       .addImm(MaxOffset + 8 - ArgSizeA8);
17986
17987     // Branch to "overflowMBB" if offset >= max
17988     // Fall through to "offsetMBB" otherwise
17989     BuildMI(thisMBB, DL, TII->get(X86::GetCondBranchFromCond(X86::COND_AE)))
17990       .addMBB(overflowMBB);
17991   }
17992
17993   // In offsetMBB, emit code to use the reg_save_area.
17994   if (offsetMBB) {
17995     assert(OffsetReg != 0);
17996
17997     // Read the reg_save_area address.
17998     unsigned RegSaveReg = MRI.createVirtualRegister(AddrRegClass);
17999     BuildMI(offsetMBB, DL, TII->get(X86::MOV64rm), RegSaveReg)
18000       .addOperand(Base)
18001       .addOperand(Scale)
18002       .addOperand(Index)
18003       .addDisp(Disp, 16)
18004       .addOperand(Segment)
18005       .setMemRefs(MMOBegin, MMOEnd);
18006
18007     // Zero-extend the offset
18008     unsigned OffsetReg64 = MRI.createVirtualRegister(AddrRegClass);
18009       BuildMI(offsetMBB, DL, TII->get(X86::SUBREG_TO_REG), OffsetReg64)
18010         .addImm(0)
18011         .addReg(OffsetReg)
18012         .addImm(X86::sub_32bit);
18013
18014     // Add the offset to the reg_save_area to get the final address.
18015     BuildMI(offsetMBB, DL, TII->get(X86::ADD64rr), OffsetDestReg)
18016       .addReg(OffsetReg64)
18017       .addReg(RegSaveReg);
18018
18019     // Compute the offset for the next argument
18020     unsigned NextOffsetReg = MRI.createVirtualRegister(OffsetRegClass);
18021     BuildMI(offsetMBB, DL, TII->get(X86::ADD32ri), NextOffsetReg)
18022       .addReg(OffsetReg)
18023       .addImm(UseFPOffset ? 16 : 8);
18024
18025     // Store it back into the va_list.
18026     BuildMI(offsetMBB, DL, TII->get(X86::MOV32mr))
18027       .addOperand(Base)
18028       .addOperand(Scale)
18029       .addOperand(Index)
18030       .addDisp(Disp, UseFPOffset ? 4 : 0)
18031       .addOperand(Segment)
18032       .addReg(NextOffsetReg)
18033       .setMemRefs(MMOBegin, MMOEnd);
18034
18035     // Jump to endMBB
18036     BuildMI(offsetMBB, DL, TII->get(X86::JMP_4))
18037       .addMBB(endMBB);
18038   }
18039
18040   //
18041   // Emit code to use overflow area
18042   //
18043
18044   // Load the overflow_area address into a register.
18045   unsigned OverflowAddrReg = MRI.createVirtualRegister(AddrRegClass);
18046   BuildMI(overflowMBB, DL, TII->get(X86::MOV64rm), OverflowAddrReg)
18047     .addOperand(Base)
18048     .addOperand(Scale)
18049     .addOperand(Index)
18050     .addDisp(Disp, 8)
18051     .addOperand(Segment)
18052     .setMemRefs(MMOBegin, MMOEnd);
18053
18054   // If we need to align it, do so. Otherwise, just copy the address
18055   // to OverflowDestReg.
18056   if (NeedsAlign) {
18057     // Align the overflow address
18058     assert((Align & (Align-1)) == 0 && "Alignment must be a power of 2");
18059     unsigned TmpReg = MRI.createVirtualRegister(AddrRegClass);
18060
18061     // aligned_addr = (addr + (align-1)) & ~(align-1)
18062     BuildMI(overflowMBB, DL, TII->get(X86::ADD64ri32), TmpReg)
18063       .addReg(OverflowAddrReg)
18064       .addImm(Align-1);
18065
18066     BuildMI(overflowMBB, DL, TII->get(X86::AND64ri32), OverflowDestReg)
18067       .addReg(TmpReg)
18068       .addImm(~(uint64_t)(Align-1));
18069   } else {
18070     BuildMI(overflowMBB, DL, TII->get(TargetOpcode::COPY), OverflowDestReg)
18071       .addReg(OverflowAddrReg);
18072   }
18073
18074   // Compute the next overflow address after this argument.
18075   // (the overflow address should be kept 8-byte aligned)
18076   unsigned NextAddrReg = MRI.createVirtualRegister(AddrRegClass);
18077   BuildMI(overflowMBB, DL, TII->get(X86::ADD64ri32), NextAddrReg)
18078     .addReg(OverflowDestReg)
18079     .addImm(ArgSizeA8);
18080
18081   // Store the new overflow address.
18082   BuildMI(overflowMBB, DL, TII->get(X86::MOV64mr))
18083     .addOperand(Base)
18084     .addOperand(Scale)
18085     .addOperand(Index)
18086     .addDisp(Disp, 8)
18087     .addOperand(Segment)
18088     .addReg(NextAddrReg)
18089     .setMemRefs(MMOBegin, MMOEnd);
18090
18091   // If we branched, emit the PHI to the front of endMBB.
18092   if (offsetMBB) {
18093     BuildMI(*endMBB, endMBB->begin(), DL,
18094             TII->get(X86::PHI), DestReg)
18095       .addReg(OffsetDestReg).addMBB(offsetMBB)
18096       .addReg(OverflowDestReg).addMBB(overflowMBB);
18097   }
18098
18099   // Erase the pseudo instruction
18100   MI->eraseFromParent();
18101
18102   return endMBB;
18103 }
18104
18105 MachineBasicBlock *
18106 X86TargetLowering::EmitVAStartSaveXMMRegsWithCustomInserter(
18107                                                  MachineInstr *MI,
18108                                                  MachineBasicBlock *MBB) const {
18109   // Emit code to save XMM registers to the stack. The ABI says that the
18110   // number of registers to save is given in %al, so it's theoretically
18111   // possible to do an indirect jump trick to avoid saving all of them,
18112   // however this code takes a simpler approach and just executes all
18113   // of the stores if %al is non-zero. It's less code, and it's probably
18114   // easier on the hardware branch predictor, and stores aren't all that
18115   // expensive anyway.
18116
18117   // Create the new basic blocks. One block contains all the XMM stores,
18118   // and one block is the final destination regardless of whether any
18119   // stores were performed.
18120   const BasicBlock *LLVM_BB = MBB->getBasicBlock();
18121   MachineFunction *F = MBB->getParent();
18122   MachineFunction::iterator MBBIter = MBB;
18123   ++MBBIter;
18124   MachineBasicBlock *XMMSaveMBB = F->CreateMachineBasicBlock(LLVM_BB);
18125   MachineBasicBlock *EndMBB = F->CreateMachineBasicBlock(LLVM_BB);
18126   F->insert(MBBIter, XMMSaveMBB);
18127   F->insert(MBBIter, EndMBB);
18128
18129   // Transfer the remainder of MBB and its successor edges to EndMBB.
18130   EndMBB->splice(EndMBB->begin(), MBB,
18131                  std::next(MachineBasicBlock::iterator(MI)), MBB->end());
18132   EndMBB->transferSuccessorsAndUpdatePHIs(MBB);
18133
18134   // The original block will now fall through to the XMM save block.
18135   MBB->addSuccessor(XMMSaveMBB);
18136   // The XMMSaveMBB will fall through to the end block.
18137   XMMSaveMBB->addSuccessor(EndMBB);
18138
18139   // Now add the instructions.
18140   const TargetInstrInfo *TII = MBB->getParent()->getSubtarget().getInstrInfo();
18141   DebugLoc DL = MI->getDebugLoc();
18142
18143   unsigned CountReg = MI->getOperand(0).getReg();
18144   int64_t RegSaveFrameIndex = MI->getOperand(1).getImm();
18145   int64_t VarArgsFPOffset = MI->getOperand(2).getImm();
18146
18147   if (!Subtarget->isTargetWin64()) {
18148     // If %al is 0, branch around the XMM save block.
18149     BuildMI(MBB, DL, TII->get(X86::TEST8rr)).addReg(CountReg).addReg(CountReg);
18150     BuildMI(MBB, DL, TII->get(X86::JE_4)).addMBB(EndMBB);
18151     MBB->addSuccessor(EndMBB);
18152   }
18153
18154   // Make sure the last operand is EFLAGS, which gets clobbered by the branch
18155   // that was just emitted, but clearly shouldn't be "saved".
18156   assert((MI->getNumOperands() <= 3 ||
18157           !MI->getOperand(MI->getNumOperands() - 1).isReg() ||
18158           MI->getOperand(MI->getNumOperands() - 1).getReg() == X86::EFLAGS)
18159          && "Expected last argument to be EFLAGS");
18160   unsigned MOVOpc = Subtarget->hasFp256() ? X86::VMOVAPSmr : X86::MOVAPSmr;
18161   // In the XMM save block, save all the XMM argument registers.
18162   for (int i = 3, e = MI->getNumOperands() - 1; i != e; ++i) {
18163     int64_t Offset = (i - 3) * 16 + VarArgsFPOffset;
18164     MachineMemOperand *MMO =
18165       F->getMachineMemOperand(
18166           MachinePointerInfo::getFixedStack(RegSaveFrameIndex, Offset),
18167         MachineMemOperand::MOStore,
18168         /*Size=*/16, /*Align=*/16);
18169     BuildMI(XMMSaveMBB, DL, TII->get(MOVOpc))
18170       .addFrameIndex(RegSaveFrameIndex)
18171       .addImm(/*Scale=*/1)
18172       .addReg(/*IndexReg=*/0)
18173       .addImm(/*Disp=*/Offset)
18174       .addReg(/*Segment=*/0)
18175       .addReg(MI->getOperand(i).getReg())
18176       .addMemOperand(MMO);
18177   }
18178
18179   MI->eraseFromParent();   // The pseudo instruction is gone now.
18180
18181   return EndMBB;
18182 }
18183
18184 // The EFLAGS operand of SelectItr might be missing a kill marker
18185 // because there were multiple uses of EFLAGS, and ISel didn't know
18186 // which to mark. Figure out whether SelectItr should have had a
18187 // kill marker, and set it if it should. Returns the correct kill
18188 // marker value.
18189 static bool checkAndUpdateEFLAGSKill(MachineBasicBlock::iterator SelectItr,
18190                                      MachineBasicBlock* BB,
18191                                      const TargetRegisterInfo* TRI) {
18192   // Scan forward through BB for a use/def of EFLAGS.
18193   MachineBasicBlock::iterator miI(std::next(SelectItr));
18194   for (MachineBasicBlock::iterator miE = BB->end(); miI != miE; ++miI) {
18195     const MachineInstr& mi = *miI;
18196     if (mi.readsRegister(X86::EFLAGS))
18197       return false;
18198     if (mi.definesRegister(X86::EFLAGS))
18199       break; // Should have kill-flag - update below.
18200   }
18201
18202   // If we hit the end of the block, check whether EFLAGS is live into a
18203   // successor.
18204   if (miI == BB->end()) {
18205     for (MachineBasicBlock::succ_iterator sItr = BB->succ_begin(),
18206                                           sEnd = BB->succ_end();
18207          sItr != sEnd; ++sItr) {
18208       MachineBasicBlock* succ = *sItr;
18209       if (succ->isLiveIn(X86::EFLAGS))
18210         return false;
18211     }
18212   }
18213
18214   // We found a def, or hit the end of the basic block and EFLAGS wasn't live
18215   // out. SelectMI should have a kill flag on EFLAGS.
18216   SelectItr->addRegisterKilled(X86::EFLAGS, TRI);
18217   return true;
18218 }
18219
18220 MachineBasicBlock *
18221 X86TargetLowering::EmitLoweredSelect(MachineInstr *MI,
18222                                      MachineBasicBlock *BB) const {
18223   const TargetInstrInfo *TII = BB->getParent()->getSubtarget().getInstrInfo();
18224   DebugLoc DL = MI->getDebugLoc();
18225
18226   // To "insert" a SELECT_CC instruction, we actually have to insert the
18227   // diamond control-flow pattern.  The incoming instruction knows the
18228   // destination vreg to set, the condition code register to branch on, the
18229   // true/false values to select between, and a branch opcode to use.
18230   const BasicBlock *LLVM_BB = BB->getBasicBlock();
18231   MachineFunction::iterator It = BB;
18232   ++It;
18233
18234   //  thisMBB:
18235   //  ...
18236   //   TrueVal = ...
18237   //   cmpTY ccX, r1, r2
18238   //   bCC copy1MBB
18239   //   fallthrough --> copy0MBB
18240   MachineBasicBlock *thisMBB = BB;
18241   MachineFunction *F = BB->getParent();
18242   MachineBasicBlock *copy0MBB = F->CreateMachineBasicBlock(LLVM_BB);
18243   MachineBasicBlock *sinkMBB = F->CreateMachineBasicBlock(LLVM_BB);
18244   F->insert(It, copy0MBB);
18245   F->insert(It, sinkMBB);
18246
18247   // If the EFLAGS register isn't dead in the terminator, then claim that it's
18248   // live into the sink and copy blocks.
18249   const TargetRegisterInfo *TRI =
18250       BB->getParent()->getSubtarget().getRegisterInfo();
18251   if (!MI->killsRegister(X86::EFLAGS) &&
18252       !checkAndUpdateEFLAGSKill(MI, BB, TRI)) {
18253     copy0MBB->addLiveIn(X86::EFLAGS);
18254     sinkMBB->addLiveIn(X86::EFLAGS);
18255   }
18256
18257   // Transfer the remainder of BB and its successor edges to sinkMBB.
18258   sinkMBB->splice(sinkMBB->begin(), BB,
18259                   std::next(MachineBasicBlock::iterator(MI)), BB->end());
18260   sinkMBB->transferSuccessorsAndUpdatePHIs(BB);
18261
18262   // Add the true and fallthrough blocks as its successors.
18263   BB->addSuccessor(copy0MBB);
18264   BB->addSuccessor(sinkMBB);
18265
18266   // Create the conditional branch instruction.
18267   unsigned Opc =
18268     X86::GetCondBranchFromCond((X86::CondCode)MI->getOperand(3).getImm());
18269   BuildMI(BB, DL, TII->get(Opc)).addMBB(sinkMBB);
18270
18271   //  copy0MBB:
18272   //   %FalseValue = ...
18273   //   # fallthrough to sinkMBB
18274   copy0MBB->addSuccessor(sinkMBB);
18275
18276   //  sinkMBB:
18277   //   %Result = phi [ %FalseValue, copy0MBB ], [ %TrueValue, thisMBB ]
18278   //  ...
18279   BuildMI(*sinkMBB, sinkMBB->begin(), DL,
18280           TII->get(X86::PHI), MI->getOperand(0).getReg())
18281     .addReg(MI->getOperand(1).getReg()).addMBB(copy0MBB)
18282     .addReg(MI->getOperand(2).getReg()).addMBB(thisMBB);
18283
18284   MI->eraseFromParent();   // The pseudo instruction is gone now.
18285   return sinkMBB;
18286 }
18287
18288 MachineBasicBlock *
18289 X86TargetLowering::EmitLoweredSegAlloca(MachineInstr *MI, MachineBasicBlock *BB,
18290                                         bool Is64Bit) const {
18291   MachineFunction *MF = BB->getParent();
18292   const TargetInstrInfo *TII = MF->getSubtarget().getInstrInfo();
18293   DebugLoc DL = MI->getDebugLoc();
18294   const BasicBlock *LLVM_BB = BB->getBasicBlock();
18295
18296   assert(MF->shouldSplitStack());
18297
18298   unsigned TlsReg = Is64Bit ? X86::FS : X86::GS;
18299   unsigned TlsOffset = Is64Bit ? 0x70 : 0x30;
18300
18301   // BB:
18302   //  ... [Till the alloca]
18303   // If stacklet is not large enough, jump to mallocMBB
18304   //
18305   // bumpMBB:
18306   //  Allocate by subtracting from RSP
18307   //  Jump to continueMBB
18308   //
18309   // mallocMBB:
18310   //  Allocate by call to runtime
18311   //
18312   // continueMBB:
18313   //  ...
18314   //  [rest of original BB]
18315   //
18316
18317   MachineBasicBlock *mallocMBB = MF->CreateMachineBasicBlock(LLVM_BB);
18318   MachineBasicBlock *bumpMBB = MF->CreateMachineBasicBlock(LLVM_BB);
18319   MachineBasicBlock *continueMBB = MF->CreateMachineBasicBlock(LLVM_BB);
18320
18321   MachineRegisterInfo &MRI = MF->getRegInfo();
18322   const TargetRegisterClass *AddrRegClass =
18323     getRegClassFor(Is64Bit ? MVT::i64:MVT::i32);
18324
18325   unsigned mallocPtrVReg = MRI.createVirtualRegister(AddrRegClass),
18326     bumpSPPtrVReg = MRI.createVirtualRegister(AddrRegClass),
18327     tmpSPVReg = MRI.createVirtualRegister(AddrRegClass),
18328     SPLimitVReg = MRI.createVirtualRegister(AddrRegClass),
18329     sizeVReg = MI->getOperand(1).getReg(),
18330     physSPReg = Is64Bit ? X86::RSP : X86::ESP;
18331
18332   MachineFunction::iterator MBBIter = BB;
18333   ++MBBIter;
18334
18335   MF->insert(MBBIter, bumpMBB);
18336   MF->insert(MBBIter, mallocMBB);
18337   MF->insert(MBBIter, continueMBB);
18338
18339   continueMBB->splice(continueMBB->begin(), BB,
18340                       std::next(MachineBasicBlock::iterator(MI)), BB->end());
18341   continueMBB->transferSuccessorsAndUpdatePHIs(BB);
18342
18343   // Add code to the main basic block to check if the stack limit has been hit,
18344   // and if so, jump to mallocMBB otherwise to bumpMBB.
18345   BuildMI(BB, DL, TII->get(TargetOpcode::COPY), tmpSPVReg).addReg(physSPReg);
18346   BuildMI(BB, DL, TII->get(Is64Bit ? X86::SUB64rr:X86::SUB32rr), SPLimitVReg)
18347     .addReg(tmpSPVReg).addReg(sizeVReg);
18348   BuildMI(BB, DL, TII->get(Is64Bit ? X86::CMP64mr:X86::CMP32mr))
18349     .addReg(0).addImm(1).addReg(0).addImm(TlsOffset).addReg(TlsReg)
18350     .addReg(SPLimitVReg);
18351   BuildMI(BB, DL, TII->get(X86::JG_4)).addMBB(mallocMBB);
18352
18353   // bumpMBB simply decreases the stack pointer, since we know the current
18354   // stacklet has enough space.
18355   BuildMI(bumpMBB, DL, TII->get(TargetOpcode::COPY), physSPReg)
18356     .addReg(SPLimitVReg);
18357   BuildMI(bumpMBB, DL, TII->get(TargetOpcode::COPY), bumpSPPtrVReg)
18358     .addReg(SPLimitVReg);
18359   BuildMI(bumpMBB, DL, TII->get(X86::JMP_4)).addMBB(continueMBB);
18360
18361   // Calls into a routine in libgcc to allocate more space from the heap.
18362   const uint32_t *RegMask = MF->getTarget()
18363                                 .getSubtargetImpl()
18364                                 ->getRegisterInfo()
18365                                 ->getCallPreservedMask(CallingConv::C);
18366   if (Is64Bit) {
18367     BuildMI(mallocMBB, DL, TII->get(X86::MOV64rr), X86::RDI)
18368       .addReg(sizeVReg);
18369     BuildMI(mallocMBB, DL, TII->get(X86::CALL64pcrel32))
18370       .addExternalSymbol("__morestack_allocate_stack_space")
18371       .addRegMask(RegMask)
18372       .addReg(X86::RDI, RegState::Implicit)
18373       .addReg(X86::RAX, RegState::ImplicitDefine);
18374   } else {
18375     BuildMI(mallocMBB, DL, TII->get(X86::SUB32ri), physSPReg).addReg(physSPReg)
18376       .addImm(12);
18377     BuildMI(mallocMBB, DL, TII->get(X86::PUSH32r)).addReg(sizeVReg);
18378     BuildMI(mallocMBB, DL, TII->get(X86::CALLpcrel32))
18379       .addExternalSymbol("__morestack_allocate_stack_space")
18380       .addRegMask(RegMask)
18381       .addReg(X86::EAX, RegState::ImplicitDefine);
18382   }
18383
18384   if (!Is64Bit)
18385     BuildMI(mallocMBB, DL, TII->get(X86::ADD32ri), physSPReg).addReg(physSPReg)
18386       .addImm(16);
18387
18388   BuildMI(mallocMBB, DL, TII->get(TargetOpcode::COPY), mallocPtrVReg)
18389     .addReg(Is64Bit ? X86::RAX : X86::EAX);
18390   BuildMI(mallocMBB, DL, TII->get(X86::JMP_4)).addMBB(continueMBB);
18391
18392   // Set up the CFG correctly.
18393   BB->addSuccessor(bumpMBB);
18394   BB->addSuccessor(mallocMBB);
18395   mallocMBB->addSuccessor(continueMBB);
18396   bumpMBB->addSuccessor(continueMBB);
18397
18398   // Take care of the PHI nodes.
18399   BuildMI(*continueMBB, continueMBB->begin(), DL, TII->get(X86::PHI),
18400           MI->getOperand(0).getReg())
18401     .addReg(mallocPtrVReg).addMBB(mallocMBB)
18402     .addReg(bumpSPPtrVReg).addMBB(bumpMBB);
18403
18404   // Delete the original pseudo instruction.
18405   MI->eraseFromParent();
18406
18407   // And we're done.
18408   return continueMBB;
18409 }
18410
18411 MachineBasicBlock *
18412 X86TargetLowering::EmitLoweredWinAlloca(MachineInstr *MI,
18413                                         MachineBasicBlock *BB) const {
18414   const TargetInstrInfo *TII = BB->getParent()->getSubtarget().getInstrInfo();
18415   DebugLoc DL = MI->getDebugLoc();
18416
18417   assert(!Subtarget->isTargetMacho());
18418
18419   // The lowering is pretty easy: we're just emitting the call to _alloca.  The
18420   // non-trivial part is impdef of ESP.
18421
18422   if (Subtarget->isTargetWin64()) {
18423     if (Subtarget->isTargetCygMing()) {
18424       // ___chkstk(Mingw64):
18425       // Clobbers R10, R11, RAX and EFLAGS.
18426       // Updates RSP.
18427       BuildMI(*BB, MI, DL, TII->get(X86::W64ALLOCA))
18428         .addExternalSymbol("___chkstk")
18429         .addReg(X86::RAX, RegState::Implicit)
18430         .addReg(X86::RSP, RegState::Implicit)
18431         .addReg(X86::RAX, RegState::Define | RegState::Implicit)
18432         .addReg(X86::RSP, RegState::Define | RegState::Implicit)
18433         .addReg(X86::EFLAGS, RegState::Define | RegState::Implicit);
18434     } else {
18435       // __chkstk(MSVCRT): does not update stack pointer.
18436       // Clobbers R10, R11 and EFLAGS.
18437       BuildMI(*BB, MI, DL, TII->get(X86::W64ALLOCA))
18438         .addExternalSymbol("__chkstk")
18439         .addReg(X86::RAX, RegState::Implicit)
18440         .addReg(X86::EFLAGS, RegState::Define | RegState::Implicit);
18441       // RAX has the offset to be subtracted from RSP.
18442       BuildMI(*BB, MI, DL, TII->get(X86::SUB64rr), X86::RSP)
18443         .addReg(X86::RSP)
18444         .addReg(X86::RAX);
18445     }
18446   } else {
18447     const char *StackProbeSymbol =
18448       Subtarget->isTargetKnownWindowsMSVC() ? "_chkstk" : "_alloca";
18449
18450     BuildMI(*BB, MI, DL, TII->get(X86::CALLpcrel32))
18451       .addExternalSymbol(StackProbeSymbol)
18452       .addReg(X86::EAX, RegState::Implicit)
18453       .addReg(X86::ESP, RegState::Implicit)
18454       .addReg(X86::EAX, RegState::Define | RegState::Implicit)
18455       .addReg(X86::ESP, RegState::Define | RegState::Implicit)
18456       .addReg(X86::EFLAGS, RegState::Define | RegState::Implicit);
18457   }
18458
18459   MI->eraseFromParent();   // The pseudo instruction is gone now.
18460   return BB;
18461 }
18462
18463 MachineBasicBlock *
18464 X86TargetLowering::EmitLoweredTLSCall(MachineInstr *MI,
18465                                       MachineBasicBlock *BB) const {
18466   // This is pretty easy.  We're taking the value that we received from
18467   // our load from the relocation, sticking it in either RDI (x86-64)
18468   // or EAX and doing an indirect call.  The return value will then
18469   // be in the normal return register.
18470   MachineFunction *F = BB->getParent();
18471   const X86InstrInfo *TII =
18472       static_cast<const X86InstrInfo *>(F->getSubtarget().getInstrInfo());
18473   DebugLoc DL = MI->getDebugLoc();
18474
18475   assert(Subtarget->isTargetDarwin() && "Darwin only instr emitted?");
18476   assert(MI->getOperand(3).isGlobal() && "This should be a global");
18477
18478   // Get a register mask for the lowered call.
18479   // FIXME: The 32-bit calls have non-standard calling conventions. Use a
18480   // proper register mask.
18481   const uint32_t *RegMask = F->getTarget()
18482                                 .getSubtargetImpl()
18483                                 ->getRegisterInfo()
18484                                 ->getCallPreservedMask(CallingConv::C);
18485   if (Subtarget->is64Bit()) {
18486     MachineInstrBuilder MIB = BuildMI(*BB, MI, DL,
18487                                       TII->get(X86::MOV64rm), X86::RDI)
18488     .addReg(X86::RIP)
18489     .addImm(0).addReg(0)
18490     .addGlobalAddress(MI->getOperand(3).getGlobal(), 0,
18491                       MI->getOperand(3).getTargetFlags())
18492     .addReg(0);
18493     MIB = BuildMI(*BB, MI, DL, TII->get(X86::CALL64m));
18494     addDirectMem(MIB, X86::RDI);
18495     MIB.addReg(X86::RAX, RegState::ImplicitDefine).addRegMask(RegMask);
18496   } else if (F->getTarget().getRelocationModel() != Reloc::PIC_) {
18497     MachineInstrBuilder MIB = BuildMI(*BB, MI, DL,
18498                                       TII->get(X86::MOV32rm), X86::EAX)
18499     .addReg(0)
18500     .addImm(0).addReg(0)
18501     .addGlobalAddress(MI->getOperand(3).getGlobal(), 0,
18502                       MI->getOperand(3).getTargetFlags())
18503     .addReg(0);
18504     MIB = BuildMI(*BB, MI, DL, TII->get(X86::CALL32m));
18505     addDirectMem(MIB, X86::EAX);
18506     MIB.addReg(X86::EAX, RegState::ImplicitDefine).addRegMask(RegMask);
18507   } else {
18508     MachineInstrBuilder MIB = BuildMI(*BB, MI, DL,
18509                                       TII->get(X86::MOV32rm), X86::EAX)
18510     .addReg(TII->getGlobalBaseReg(F))
18511     .addImm(0).addReg(0)
18512     .addGlobalAddress(MI->getOperand(3).getGlobal(), 0,
18513                       MI->getOperand(3).getTargetFlags())
18514     .addReg(0);
18515     MIB = BuildMI(*BB, MI, DL, TII->get(X86::CALL32m));
18516     addDirectMem(MIB, X86::EAX);
18517     MIB.addReg(X86::EAX, RegState::ImplicitDefine).addRegMask(RegMask);
18518   }
18519
18520   MI->eraseFromParent(); // The pseudo instruction is gone now.
18521   return BB;
18522 }
18523
18524 MachineBasicBlock *
18525 X86TargetLowering::emitEHSjLjSetJmp(MachineInstr *MI,
18526                                     MachineBasicBlock *MBB) const {
18527   DebugLoc DL = MI->getDebugLoc();
18528   MachineFunction *MF = MBB->getParent();
18529   const TargetInstrInfo *TII = MF->getSubtarget().getInstrInfo();
18530   MachineRegisterInfo &MRI = MF->getRegInfo();
18531
18532   const BasicBlock *BB = MBB->getBasicBlock();
18533   MachineFunction::iterator I = MBB;
18534   ++I;
18535
18536   // Memory Reference
18537   MachineInstr::mmo_iterator MMOBegin = MI->memoperands_begin();
18538   MachineInstr::mmo_iterator MMOEnd = MI->memoperands_end();
18539
18540   unsigned DstReg;
18541   unsigned MemOpndSlot = 0;
18542
18543   unsigned CurOp = 0;
18544
18545   DstReg = MI->getOperand(CurOp++).getReg();
18546   const TargetRegisterClass *RC = MRI.getRegClass(DstReg);
18547   assert(RC->hasType(MVT::i32) && "Invalid destination!");
18548   unsigned mainDstReg = MRI.createVirtualRegister(RC);
18549   unsigned restoreDstReg = MRI.createVirtualRegister(RC);
18550
18551   MemOpndSlot = CurOp;
18552
18553   MVT PVT = getPointerTy();
18554   assert((PVT == MVT::i64 || PVT == MVT::i32) &&
18555          "Invalid Pointer Size!");
18556
18557   // For v = setjmp(buf), we generate
18558   //
18559   // thisMBB:
18560   //  buf[LabelOffset] = restoreMBB
18561   //  SjLjSetup restoreMBB
18562   //
18563   // mainMBB:
18564   //  v_main = 0
18565   //
18566   // sinkMBB:
18567   //  v = phi(main, restore)
18568   //
18569   // restoreMBB:
18570   //  v_restore = 1
18571
18572   MachineBasicBlock *thisMBB = MBB;
18573   MachineBasicBlock *mainMBB = MF->CreateMachineBasicBlock(BB);
18574   MachineBasicBlock *sinkMBB = MF->CreateMachineBasicBlock(BB);
18575   MachineBasicBlock *restoreMBB = MF->CreateMachineBasicBlock(BB);
18576   MF->insert(I, mainMBB);
18577   MF->insert(I, sinkMBB);
18578   MF->push_back(restoreMBB);
18579
18580   MachineInstrBuilder MIB;
18581
18582   // Transfer the remainder of BB and its successor edges to sinkMBB.
18583   sinkMBB->splice(sinkMBB->begin(), MBB,
18584                   std::next(MachineBasicBlock::iterator(MI)), MBB->end());
18585   sinkMBB->transferSuccessorsAndUpdatePHIs(MBB);
18586
18587   // thisMBB:
18588   unsigned PtrStoreOpc = 0;
18589   unsigned LabelReg = 0;
18590   const int64_t LabelOffset = 1 * PVT.getStoreSize();
18591   Reloc::Model RM = MF->getTarget().getRelocationModel();
18592   bool UseImmLabel = (MF->getTarget().getCodeModel() == CodeModel::Small) &&
18593                      (RM == Reloc::Static || RM == Reloc::DynamicNoPIC);
18594
18595   // Prepare IP either in reg or imm.
18596   if (!UseImmLabel) {
18597     PtrStoreOpc = (PVT == MVT::i64) ? X86::MOV64mr : X86::MOV32mr;
18598     const TargetRegisterClass *PtrRC = getRegClassFor(PVT);
18599     LabelReg = MRI.createVirtualRegister(PtrRC);
18600     if (Subtarget->is64Bit()) {
18601       MIB = BuildMI(*thisMBB, MI, DL, TII->get(X86::LEA64r), LabelReg)
18602               .addReg(X86::RIP)
18603               .addImm(0)
18604               .addReg(0)
18605               .addMBB(restoreMBB)
18606               .addReg(0);
18607     } else {
18608       const X86InstrInfo *XII = static_cast<const X86InstrInfo*>(TII);
18609       MIB = BuildMI(*thisMBB, MI, DL, TII->get(X86::LEA32r), LabelReg)
18610               .addReg(XII->getGlobalBaseReg(MF))
18611               .addImm(0)
18612               .addReg(0)
18613               .addMBB(restoreMBB, Subtarget->ClassifyBlockAddressReference())
18614               .addReg(0);
18615     }
18616   } else
18617     PtrStoreOpc = (PVT == MVT::i64) ? X86::MOV64mi32 : X86::MOV32mi;
18618   // Store IP
18619   MIB = BuildMI(*thisMBB, MI, DL, TII->get(PtrStoreOpc));
18620   for (unsigned i = 0; i < X86::AddrNumOperands; ++i) {
18621     if (i == X86::AddrDisp)
18622       MIB.addDisp(MI->getOperand(MemOpndSlot + i), LabelOffset);
18623     else
18624       MIB.addOperand(MI->getOperand(MemOpndSlot + i));
18625   }
18626   if (!UseImmLabel)
18627     MIB.addReg(LabelReg);
18628   else
18629     MIB.addMBB(restoreMBB);
18630   MIB.setMemRefs(MMOBegin, MMOEnd);
18631   // Setup
18632   MIB = BuildMI(*thisMBB, MI, DL, TII->get(X86::EH_SjLj_Setup))
18633           .addMBB(restoreMBB);
18634
18635   const X86RegisterInfo *RegInfo = static_cast<const X86RegisterInfo *>(
18636       MF->getSubtarget().getRegisterInfo());
18637   MIB.addRegMask(RegInfo->getNoPreservedMask());
18638   thisMBB->addSuccessor(mainMBB);
18639   thisMBB->addSuccessor(restoreMBB);
18640
18641   // mainMBB:
18642   //  EAX = 0
18643   BuildMI(mainMBB, DL, TII->get(X86::MOV32r0), mainDstReg);
18644   mainMBB->addSuccessor(sinkMBB);
18645
18646   // sinkMBB:
18647   BuildMI(*sinkMBB, sinkMBB->begin(), DL,
18648           TII->get(X86::PHI), DstReg)
18649     .addReg(mainDstReg).addMBB(mainMBB)
18650     .addReg(restoreDstReg).addMBB(restoreMBB);
18651
18652   // restoreMBB:
18653   BuildMI(restoreMBB, DL, TII->get(X86::MOV32ri), restoreDstReg).addImm(1);
18654   BuildMI(restoreMBB, DL, TII->get(X86::JMP_4)).addMBB(sinkMBB);
18655   restoreMBB->addSuccessor(sinkMBB);
18656
18657   MI->eraseFromParent();
18658   return sinkMBB;
18659 }
18660
18661 MachineBasicBlock *
18662 X86TargetLowering::emitEHSjLjLongJmp(MachineInstr *MI,
18663                                      MachineBasicBlock *MBB) const {
18664   DebugLoc DL = MI->getDebugLoc();
18665   MachineFunction *MF = MBB->getParent();
18666   const TargetInstrInfo *TII = MF->getSubtarget().getInstrInfo();
18667   MachineRegisterInfo &MRI = MF->getRegInfo();
18668
18669   // Memory Reference
18670   MachineInstr::mmo_iterator MMOBegin = MI->memoperands_begin();
18671   MachineInstr::mmo_iterator MMOEnd = MI->memoperands_end();
18672
18673   MVT PVT = getPointerTy();
18674   assert((PVT == MVT::i64 || PVT == MVT::i32) &&
18675          "Invalid Pointer Size!");
18676
18677   const TargetRegisterClass *RC =
18678     (PVT == MVT::i64) ? &X86::GR64RegClass : &X86::GR32RegClass;
18679   unsigned Tmp = MRI.createVirtualRegister(RC);
18680   // Since FP is only updated here but NOT referenced, it's treated as GPR.
18681   const X86RegisterInfo *RegInfo = static_cast<const X86RegisterInfo *>(
18682       MF->getSubtarget().getRegisterInfo());
18683   unsigned FP = (PVT == MVT::i64) ? X86::RBP : X86::EBP;
18684   unsigned SP = RegInfo->getStackRegister();
18685
18686   MachineInstrBuilder MIB;
18687
18688   const int64_t LabelOffset = 1 * PVT.getStoreSize();
18689   const int64_t SPOffset = 2 * PVT.getStoreSize();
18690
18691   unsigned PtrLoadOpc = (PVT == MVT::i64) ? X86::MOV64rm : X86::MOV32rm;
18692   unsigned IJmpOpc = (PVT == MVT::i64) ? X86::JMP64r : X86::JMP32r;
18693
18694   // Reload FP
18695   MIB = BuildMI(*MBB, MI, DL, TII->get(PtrLoadOpc), FP);
18696   for (unsigned i = 0; i < X86::AddrNumOperands; ++i)
18697     MIB.addOperand(MI->getOperand(i));
18698   MIB.setMemRefs(MMOBegin, MMOEnd);
18699   // Reload IP
18700   MIB = BuildMI(*MBB, MI, DL, TII->get(PtrLoadOpc), Tmp);
18701   for (unsigned i = 0; i < X86::AddrNumOperands; ++i) {
18702     if (i == X86::AddrDisp)
18703       MIB.addDisp(MI->getOperand(i), LabelOffset);
18704     else
18705       MIB.addOperand(MI->getOperand(i));
18706   }
18707   MIB.setMemRefs(MMOBegin, MMOEnd);
18708   // Reload SP
18709   MIB = BuildMI(*MBB, MI, DL, TII->get(PtrLoadOpc), SP);
18710   for (unsigned i = 0; i < X86::AddrNumOperands; ++i) {
18711     if (i == X86::AddrDisp)
18712       MIB.addDisp(MI->getOperand(i), SPOffset);
18713     else
18714       MIB.addOperand(MI->getOperand(i));
18715   }
18716   MIB.setMemRefs(MMOBegin, MMOEnd);
18717   // Jump
18718   BuildMI(*MBB, MI, DL, TII->get(IJmpOpc)).addReg(Tmp);
18719
18720   MI->eraseFromParent();
18721   return MBB;
18722 }
18723
18724 // Replace 213-type (isel default) FMA3 instructions with 231-type for
18725 // accumulator loops. Writing back to the accumulator allows the coalescer
18726 // to remove extra copies in the loop.   
18727 MachineBasicBlock *
18728 X86TargetLowering::emitFMA3Instr(MachineInstr *MI,
18729                                  MachineBasicBlock *MBB) const {
18730   MachineOperand &AddendOp = MI->getOperand(3);
18731
18732   // Bail out early if the addend isn't a register - we can't switch these.
18733   if (!AddendOp.isReg())
18734     return MBB;
18735
18736   MachineFunction &MF = *MBB->getParent();
18737   MachineRegisterInfo &MRI = MF.getRegInfo();
18738
18739   // Check whether the addend is defined by a PHI:
18740   assert(MRI.hasOneDef(AddendOp.getReg()) && "Multiple defs in SSA?");
18741   MachineInstr &AddendDef = *MRI.def_instr_begin(AddendOp.getReg());
18742   if (!AddendDef.isPHI())
18743     return MBB;
18744
18745   // Look for the following pattern:
18746   // loop:
18747   //   %addend = phi [%entry, 0], [%loop, %result]
18748   //   ...
18749   //   %result<tied1> = FMA213 %m2<tied0>, %m1, %addend
18750
18751   // Replace with:
18752   //   loop:
18753   //   %addend = phi [%entry, 0], [%loop, %result]
18754   //   ...
18755   //   %result<tied1> = FMA231 %addend<tied0>, %m1, %m2
18756
18757   for (unsigned i = 1, e = AddendDef.getNumOperands(); i < e; i += 2) {
18758     assert(AddendDef.getOperand(i).isReg());
18759     MachineOperand PHISrcOp = AddendDef.getOperand(i);
18760     MachineInstr &PHISrcInst = *MRI.def_instr_begin(PHISrcOp.getReg());
18761     if (&PHISrcInst == MI) {
18762       // Found a matching instruction.
18763       unsigned NewFMAOpc = 0;
18764       switch (MI->getOpcode()) {
18765         case X86::VFMADDPDr213r: NewFMAOpc = X86::VFMADDPDr231r; break;
18766         case X86::VFMADDPSr213r: NewFMAOpc = X86::VFMADDPSr231r; break;
18767         case X86::VFMADDSDr213r: NewFMAOpc = X86::VFMADDSDr231r; break;
18768         case X86::VFMADDSSr213r: NewFMAOpc = X86::VFMADDSSr231r; break;
18769         case X86::VFMSUBPDr213r: NewFMAOpc = X86::VFMSUBPDr231r; break;
18770         case X86::VFMSUBPSr213r: NewFMAOpc = X86::VFMSUBPSr231r; break;
18771         case X86::VFMSUBSDr213r: NewFMAOpc = X86::VFMSUBSDr231r; break;
18772         case X86::VFMSUBSSr213r: NewFMAOpc = X86::VFMSUBSSr231r; break;
18773         case X86::VFNMADDPDr213r: NewFMAOpc = X86::VFNMADDPDr231r; break;
18774         case X86::VFNMADDPSr213r: NewFMAOpc = X86::VFNMADDPSr231r; break;
18775         case X86::VFNMADDSDr213r: NewFMAOpc = X86::VFNMADDSDr231r; break;
18776         case X86::VFNMADDSSr213r: NewFMAOpc = X86::VFNMADDSSr231r; break;
18777         case X86::VFNMSUBPDr213r: NewFMAOpc = X86::VFNMSUBPDr231r; break;
18778         case X86::VFNMSUBPSr213r: NewFMAOpc = X86::VFNMSUBPSr231r; break;
18779         case X86::VFNMSUBSDr213r: NewFMAOpc = X86::VFNMSUBSDr231r; break;
18780         case X86::VFNMSUBSSr213r: NewFMAOpc = X86::VFNMSUBSSr231r; break;
18781         case X86::VFMADDPDr213rY: NewFMAOpc = X86::VFMADDPDr231rY; break;
18782         case X86::VFMADDPSr213rY: NewFMAOpc = X86::VFMADDPSr231rY; break;
18783         case X86::VFMSUBPDr213rY: NewFMAOpc = X86::VFMSUBPDr231rY; break;
18784         case X86::VFMSUBPSr213rY: NewFMAOpc = X86::VFMSUBPSr231rY; break;
18785         case X86::VFNMADDPDr213rY: NewFMAOpc = X86::VFNMADDPDr231rY; break;
18786         case X86::VFNMADDPSr213rY: NewFMAOpc = X86::VFNMADDPSr231rY; break;
18787         case X86::VFNMSUBPDr213rY: NewFMAOpc = X86::VFNMSUBPDr231rY; break;
18788         case X86::VFNMSUBPSr213rY: NewFMAOpc = X86::VFNMSUBPSr231rY; break;
18789         default: llvm_unreachable("Unrecognized FMA variant.");
18790       }
18791
18792       const TargetInstrInfo &TII = *MF.getSubtarget().getInstrInfo();
18793       MachineInstrBuilder MIB =
18794         BuildMI(MF, MI->getDebugLoc(), TII.get(NewFMAOpc))
18795         .addOperand(MI->getOperand(0))
18796         .addOperand(MI->getOperand(3))
18797         .addOperand(MI->getOperand(2))
18798         .addOperand(MI->getOperand(1));
18799       MBB->insert(MachineBasicBlock::iterator(MI), MIB);
18800       MI->eraseFromParent();
18801     }
18802   }
18803
18804   return MBB;
18805 }
18806
18807 MachineBasicBlock *
18808 X86TargetLowering::EmitInstrWithCustomInserter(MachineInstr *MI,
18809                                                MachineBasicBlock *BB) const {
18810   switch (MI->getOpcode()) {
18811   default: llvm_unreachable("Unexpected instr type to insert");
18812   case X86::TAILJMPd64:
18813   case X86::TAILJMPr64:
18814   case X86::TAILJMPm64:
18815     llvm_unreachable("TAILJMP64 would not be touched here.");
18816   case X86::TCRETURNdi64:
18817   case X86::TCRETURNri64:
18818   case X86::TCRETURNmi64:
18819     return BB;
18820   case X86::WIN_ALLOCA:
18821     return EmitLoweredWinAlloca(MI, BB);
18822   case X86::SEG_ALLOCA_32:
18823     return EmitLoweredSegAlloca(MI, BB, false);
18824   case X86::SEG_ALLOCA_64:
18825     return EmitLoweredSegAlloca(MI, BB, true);
18826   case X86::TLSCall_32:
18827   case X86::TLSCall_64:
18828     return EmitLoweredTLSCall(MI, BB);
18829   case X86::CMOV_GR8:
18830   case X86::CMOV_FR32:
18831   case X86::CMOV_FR64:
18832   case X86::CMOV_V4F32:
18833   case X86::CMOV_V2F64:
18834   case X86::CMOV_V2I64:
18835   case X86::CMOV_V8F32:
18836   case X86::CMOV_V4F64:
18837   case X86::CMOV_V4I64:
18838   case X86::CMOV_V16F32:
18839   case X86::CMOV_V8F64:
18840   case X86::CMOV_V8I64:
18841   case X86::CMOV_GR16:
18842   case X86::CMOV_GR32:
18843   case X86::CMOV_RFP32:
18844   case X86::CMOV_RFP64:
18845   case X86::CMOV_RFP80:
18846     return EmitLoweredSelect(MI, BB);
18847
18848   case X86::FP32_TO_INT16_IN_MEM:
18849   case X86::FP32_TO_INT32_IN_MEM:
18850   case X86::FP32_TO_INT64_IN_MEM:
18851   case X86::FP64_TO_INT16_IN_MEM:
18852   case X86::FP64_TO_INT32_IN_MEM:
18853   case X86::FP64_TO_INT64_IN_MEM:
18854   case X86::FP80_TO_INT16_IN_MEM:
18855   case X86::FP80_TO_INT32_IN_MEM:
18856   case X86::FP80_TO_INT64_IN_MEM: {
18857     MachineFunction *F = BB->getParent();
18858     const TargetInstrInfo *TII = F->getSubtarget().getInstrInfo();
18859     DebugLoc DL = MI->getDebugLoc();
18860
18861     // Change the floating point control register to use "round towards zero"
18862     // mode when truncating to an integer value.
18863     int CWFrameIdx = F->getFrameInfo()->CreateStackObject(2, 2, false);
18864     addFrameReference(BuildMI(*BB, MI, DL,
18865                               TII->get(X86::FNSTCW16m)), CWFrameIdx);
18866
18867     // Load the old value of the high byte of the control word...
18868     unsigned OldCW =
18869       F->getRegInfo().createVirtualRegister(&X86::GR16RegClass);
18870     addFrameReference(BuildMI(*BB, MI, DL, TII->get(X86::MOV16rm), OldCW),
18871                       CWFrameIdx);
18872
18873     // Set the high part to be round to zero...
18874     addFrameReference(BuildMI(*BB, MI, DL, TII->get(X86::MOV16mi)), CWFrameIdx)
18875       .addImm(0xC7F);
18876
18877     // Reload the modified control word now...
18878     addFrameReference(BuildMI(*BB, MI, DL,
18879                               TII->get(X86::FLDCW16m)), CWFrameIdx);
18880
18881     // Restore the memory image of control word to original value
18882     addFrameReference(BuildMI(*BB, MI, DL, TII->get(X86::MOV16mr)), CWFrameIdx)
18883       .addReg(OldCW);
18884
18885     // Get the X86 opcode to use.
18886     unsigned Opc;
18887     switch (MI->getOpcode()) {
18888     default: llvm_unreachable("illegal opcode!");
18889     case X86::FP32_TO_INT16_IN_MEM: Opc = X86::IST_Fp16m32; break;
18890     case X86::FP32_TO_INT32_IN_MEM: Opc = X86::IST_Fp32m32; break;
18891     case X86::FP32_TO_INT64_IN_MEM: Opc = X86::IST_Fp64m32; break;
18892     case X86::FP64_TO_INT16_IN_MEM: Opc = X86::IST_Fp16m64; break;
18893     case X86::FP64_TO_INT32_IN_MEM: Opc = X86::IST_Fp32m64; break;
18894     case X86::FP64_TO_INT64_IN_MEM: Opc = X86::IST_Fp64m64; break;
18895     case X86::FP80_TO_INT16_IN_MEM: Opc = X86::IST_Fp16m80; break;
18896     case X86::FP80_TO_INT32_IN_MEM: Opc = X86::IST_Fp32m80; break;
18897     case X86::FP80_TO_INT64_IN_MEM: Opc = X86::IST_Fp64m80; break;
18898     }
18899
18900     X86AddressMode AM;
18901     MachineOperand &Op = MI->getOperand(0);
18902     if (Op.isReg()) {
18903       AM.BaseType = X86AddressMode::RegBase;
18904       AM.Base.Reg = Op.getReg();
18905     } else {
18906       AM.BaseType = X86AddressMode::FrameIndexBase;
18907       AM.Base.FrameIndex = Op.getIndex();
18908     }
18909     Op = MI->getOperand(1);
18910     if (Op.isImm())
18911       AM.Scale = Op.getImm();
18912     Op = MI->getOperand(2);
18913     if (Op.isImm())
18914       AM.IndexReg = Op.getImm();
18915     Op = MI->getOperand(3);
18916     if (Op.isGlobal()) {
18917       AM.GV = Op.getGlobal();
18918     } else {
18919       AM.Disp = Op.getImm();
18920     }
18921     addFullAddress(BuildMI(*BB, MI, DL, TII->get(Opc)), AM)
18922                       .addReg(MI->getOperand(X86::AddrNumOperands).getReg());
18923
18924     // Reload the original control word now.
18925     addFrameReference(BuildMI(*BB, MI, DL,
18926                               TII->get(X86::FLDCW16m)), CWFrameIdx);
18927
18928     MI->eraseFromParent();   // The pseudo instruction is gone now.
18929     return BB;
18930   }
18931     // String/text processing lowering.
18932   case X86::PCMPISTRM128REG:
18933   case X86::VPCMPISTRM128REG:
18934   case X86::PCMPISTRM128MEM:
18935   case X86::VPCMPISTRM128MEM:
18936   case X86::PCMPESTRM128REG:
18937   case X86::VPCMPESTRM128REG:
18938   case X86::PCMPESTRM128MEM:
18939   case X86::VPCMPESTRM128MEM:
18940     assert(Subtarget->hasSSE42() &&
18941            "Target must have SSE4.2 or AVX features enabled");
18942     return EmitPCMPSTRM(MI, BB, BB->getParent()->getSubtarget().getInstrInfo());
18943
18944   // String/text processing lowering.
18945   case X86::PCMPISTRIREG:
18946   case X86::VPCMPISTRIREG:
18947   case X86::PCMPISTRIMEM:
18948   case X86::VPCMPISTRIMEM:
18949   case X86::PCMPESTRIREG:
18950   case X86::VPCMPESTRIREG:
18951   case X86::PCMPESTRIMEM:
18952   case X86::VPCMPESTRIMEM:
18953     assert(Subtarget->hasSSE42() &&
18954            "Target must have SSE4.2 or AVX features enabled");
18955     return EmitPCMPSTRI(MI, BB, BB->getParent()->getSubtarget().getInstrInfo());
18956
18957   // Thread synchronization.
18958   case X86::MONITOR:
18959     return EmitMonitor(MI, BB, BB->getParent()->getSubtarget().getInstrInfo(),
18960                        Subtarget);
18961
18962   // xbegin
18963   case X86::XBEGIN:
18964     return EmitXBegin(MI, BB, BB->getParent()->getSubtarget().getInstrInfo());
18965
18966   case X86::VASTART_SAVE_XMM_REGS:
18967     return EmitVAStartSaveXMMRegsWithCustomInserter(MI, BB);
18968
18969   case X86::VAARG_64:
18970     return EmitVAARG64WithCustomInserter(MI, BB);
18971
18972   case X86::EH_SjLj_SetJmp32:
18973   case X86::EH_SjLj_SetJmp64:
18974     return emitEHSjLjSetJmp(MI, BB);
18975
18976   case X86::EH_SjLj_LongJmp32:
18977   case X86::EH_SjLj_LongJmp64:
18978     return emitEHSjLjLongJmp(MI, BB);
18979
18980   case TargetOpcode::STACKMAP:
18981   case TargetOpcode::PATCHPOINT:
18982     return emitPatchPoint(MI, BB);
18983
18984   case X86::VFMADDPDr213r:
18985   case X86::VFMADDPSr213r:
18986   case X86::VFMADDSDr213r:
18987   case X86::VFMADDSSr213r:
18988   case X86::VFMSUBPDr213r:
18989   case X86::VFMSUBPSr213r:
18990   case X86::VFMSUBSDr213r:
18991   case X86::VFMSUBSSr213r:
18992   case X86::VFNMADDPDr213r:
18993   case X86::VFNMADDPSr213r:
18994   case X86::VFNMADDSDr213r:
18995   case X86::VFNMADDSSr213r:
18996   case X86::VFNMSUBPDr213r:
18997   case X86::VFNMSUBPSr213r:
18998   case X86::VFNMSUBSDr213r:
18999   case X86::VFNMSUBSSr213r:
19000   case X86::VFMADDPDr213rY:
19001   case X86::VFMADDPSr213rY:
19002   case X86::VFMSUBPDr213rY:
19003   case X86::VFMSUBPSr213rY:
19004   case X86::VFNMADDPDr213rY:
19005   case X86::VFNMADDPSr213rY:
19006   case X86::VFNMSUBPDr213rY:
19007   case X86::VFNMSUBPSr213rY:
19008     return emitFMA3Instr(MI, BB);
19009   }
19010 }
19011
19012 //===----------------------------------------------------------------------===//
19013 //                           X86 Optimization Hooks
19014 //===----------------------------------------------------------------------===//
19015
19016 void X86TargetLowering::computeKnownBitsForTargetNode(const SDValue Op,
19017                                                       APInt &KnownZero,
19018                                                       APInt &KnownOne,
19019                                                       const SelectionDAG &DAG,
19020                                                       unsigned Depth) const {
19021   unsigned BitWidth = KnownZero.getBitWidth();
19022   unsigned Opc = Op.getOpcode();
19023   assert((Opc >= ISD::BUILTIN_OP_END ||
19024           Opc == ISD::INTRINSIC_WO_CHAIN ||
19025           Opc == ISD::INTRINSIC_W_CHAIN ||
19026           Opc == ISD::INTRINSIC_VOID) &&
19027          "Should use MaskedValueIsZero if you don't know whether Op"
19028          " is a target node!");
19029
19030   KnownZero = KnownOne = APInt(BitWidth, 0);   // Don't know anything.
19031   switch (Opc) {
19032   default: break;
19033   case X86ISD::ADD:
19034   case X86ISD::SUB:
19035   case X86ISD::ADC:
19036   case X86ISD::SBB:
19037   case X86ISD::SMUL:
19038   case X86ISD::UMUL:
19039   case X86ISD::INC:
19040   case X86ISD::DEC:
19041   case X86ISD::OR:
19042   case X86ISD::XOR:
19043   case X86ISD::AND:
19044     // These nodes' second result is a boolean.
19045     if (Op.getResNo() == 0)
19046       break;
19047     // Fallthrough
19048   case X86ISD::SETCC:
19049     KnownZero |= APInt::getHighBitsSet(BitWidth, BitWidth - 1);
19050     break;
19051   case ISD::INTRINSIC_WO_CHAIN: {
19052     unsigned IntId = cast<ConstantSDNode>(Op.getOperand(0))->getZExtValue();
19053     unsigned NumLoBits = 0;
19054     switch (IntId) {
19055     default: break;
19056     case Intrinsic::x86_sse_movmsk_ps:
19057     case Intrinsic::x86_avx_movmsk_ps_256:
19058     case Intrinsic::x86_sse2_movmsk_pd:
19059     case Intrinsic::x86_avx_movmsk_pd_256:
19060     case Intrinsic::x86_mmx_pmovmskb:
19061     case Intrinsic::x86_sse2_pmovmskb_128:
19062     case Intrinsic::x86_avx2_pmovmskb: {
19063       // High bits of movmskp{s|d}, pmovmskb are known zero.
19064       switch (IntId) {
19065         default: llvm_unreachable("Impossible intrinsic");  // Can't reach here.
19066         case Intrinsic::x86_sse_movmsk_ps:      NumLoBits = 4; break;
19067         case Intrinsic::x86_avx_movmsk_ps_256:  NumLoBits = 8; break;
19068         case Intrinsic::x86_sse2_movmsk_pd:     NumLoBits = 2; break;
19069         case Intrinsic::x86_avx_movmsk_pd_256:  NumLoBits = 4; break;
19070         case Intrinsic::x86_mmx_pmovmskb:       NumLoBits = 8; break;
19071         case Intrinsic::x86_sse2_pmovmskb_128:  NumLoBits = 16; break;
19072         case Intrinsic::x86_avx2_pmovmskb:      NumLoBits = 32; break;
19073       }
19074       KnownZero = APInt::getHighBitsSet(BitWidth, BitWidth - NumLoBits);
19075       break;
19076     }
19077     }
19078     break;
19079   }
19080   }
19081 }
19082
19083 unsigned X86TargetLowering::ComputeNumSignBitsForTargetNode(
19084   SDValue Op,
19085   const SelectionDAG &,
19086   unsigned Depth) const {
19087   // SETCC_CARRY sets the dest to ~0 for true or 0 for false.
19088   if (Op.getOpcode() == X86ISD::SETCC_CARRY)
19089     return Op.getValueType().getScalarType().getSizeInBits();
19090
19091   // Fallback case.
19092   return 1;
19093 }
19094
19095 /// isGAPlusOffset - Returns true (and the GlobalValue and the offset) if the
19096 /// node is a GlobalAddress + offset.
19097 bool X86TargetLowering::isGAPlusOffset(SDNode *N,
19098                                        const GlobalValue* &GA,
19099                                        int64_t &Offset) const {
19100   if (N->getOpcode() == X86ISD::Wrapper) {
19101     if (isa<GlobalAddressSDNode>(N->getOperand(0))) {
19102       GA = cast<GlobalAddressSDNode>(N->getOperand(0))->getGlobal();
19103       Offset = cast<GlobalAddressSDNode>(N->getOperand(0))->getOffset();
19104       return true;
19105     }
19106   }
19107   return TargetLowering::isGAPlusOffset(N, GA, Offset);
19108 }
19109
19110 /// isShuffleHigh128VectorInsertLow - Checks whether the shuffle node is the
19111 /// same as extracting the high 128-bit part of 256-bit vector and then
19112 /// inserting the result into the low part of a new 256-bit vector
19113 static bool isShuffleHigh128VectorInsertLow(ShuffleVectorSDNode *SVOp) {
19114   EVT VT = SVOp->getValueType(0);
19115   unsigned NumElems = VT.getVectorNumElements();
19116
19117   // vector_shuffle <4, 5, 6, 7, u, u, u, u> or <2, 3, u, u>
19118   for (unsigned i = 0, j = NumElems/2; i != NumElems/2; ++i, ++j)
19119     if (!isUndefOrEqual(SVOp->getMaskElt(i), j) ||
19120         SVOp->getMaskElt(j) >= 0)
19121       return false;
19122
19123   return true;
19124 }
19125
19126 /// isShuffleLow128VectorInsertHigh - Checks whether the shuffle node is the
19127 /// same as extracting the low 128-bit part of 256-bit vector and then
19128 /// inserting the result into the high part of a new 256-bit vector
19129 static bool isShuffleLow128VectorInsertHigh(ShuffleVectorSDNode *SVOp) {
19130   EVT VT = SVOp->getValueType(0);
19131   unsigned NumElems = VT.getVectorNumElements();
19132
19133   // vector_shuffle <u, u, u, u, 0, 1, 2, 3> or <u, u, 0, 1>
19134   for (unsigned i = NumElems/2, j = 0; i != NumElems; ++i, ++j)
19135     if (!isUndefOrEqual(SVOp->getMaskElt(i), j) ||
19136         SVOp->getMaskElt(j) >= 0)
19137       return false;
19138
19139   return true;
19140 }
19141
19142 /// PerformShuffleCombine256 - Performs shuffle combines for 256-bit vectors.
19143 static SDValue PerformShuffleCombine256(SDNode *N, SelectionDAG &DAG,
19144                                         TargetLowering::DAGCombinerInfo &DCI,
19145                                         const X86Subtarget* Subtarget) {
19146   SDLoc dl(N);
19147   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(N);
19148   SDValue V1 = SVOp->getOperand(0);
19149   SDValue V2 = SVOp->getOperand(1);
19150   EVT VT = SVOp->getValueType(0);
19151   unsigned NumElems = VT.getVectorNumElements();
19152
19153   if (V1.getOpcode() == ISD::CONCAT_VECTORS &&
19154       V2.getOpcode() == ISD::CONCAT_VECTORS) {
19155     //
19156     //                   0,0,0,...
19157     //                      |
19158     //    V      UNDEF    BUILD_VECTOR    UNDEF
19159     //     \      /           \           /
19160     //  CONCAT_VECTOR         CONCAT_VECTOR
19161     //         \                  /
19162     //          \                /
19163     //          RESULT: V + zero extended
19164     //
19165     if (V2.getOperand(0).getOpcode() != ISD::BUILD_VECTOR ||
19166         V2.getOperand(1).getOpcode() != ISD::UNDEF ||
19167         V1.getOperand(1).getOpcode() != ISD::UNDEF)
19168       return SDValue();
19169
19170     if (!ISD::isBuildVectorAllZeros(V2.getOperand(0).getNode()))
19171       return SDValue();
19172
19173     // To match the shuffle mask, the first half of the mask should
19174     // be exactly the first vector, and all the rest a splat with the
19175     // first element of the second one.
19176     for (unsigned i = 0; i != NumElems/2; ++i)
19177       if (!isUndefOrEqual(SVOp->getMaskElt(i), i) ||
19178           !isUndefOrEqual(SVOp->getMaskElt(i+NumElems/2), NumElems))
19179         return SDValue();
19180
19181     // If V1 is coming from a vector load then just fold to a VZEXT_LOAD.
19182     if (LoadSDNode *Ld = dyn_cast<LoadSDNode>(V1.getOperand(0))) {
19183       if (Ld->hasNUsesOfValue(1, 0)) {
19184         SDVTList Tys = DAG.getVTList(MVT::v4i64, MVT::Other);
19185         SDValue Ops[] = { Ld->getChain(), Ld->getBasePtr() };
19186         SDValue ResNode =
19187           DAG.getMemIntrinsicNode(X86ISD::VZEXT_LOAD, dl, Tys, Ops,
19188                                   Ld->getMemoryVT(),
19189                                   Ld->getPointerInfo(),
19190                                   Ld->getAlignment(),
19191                                   false/*isVolatile*/, true/*ReadMem*/,
19192                                   false/*WriteMem*/);
19193
19194         // Make sure the newly-created LOAD is in the same position as Ld in
19195         // terms of dependency. We create a TokenFactor for Ld and ResNode,
19196         // and update uses of Ld's output chain to use the TokenFactor.
19197         if (Ld->hasAnyUseOfValue(1)) {
19198           SDValue NewChain = DAG.getNode(ISD::TokenFactor, dl, MVT::Other,
19199                              SDValue(Ld, 1), SDValue(ResNode.getNode(), 1));
19200           DAG.ReplaceAllUsesOfValueWith(SDValue(Ld, 1), NewChain);
19201           DAG.UpdateNodeOperands(NewChain.getNode(), SDValue(Ld, 1),
19202                                  SDValue(ResNode.getNode(), 1));
19203         }
19204
19205         return DAG.getNode(ISD::BITCAST, dl, VT, ResNode);
19206       }
19207     }
19208
19209     // Emit a zeroed vector and insert the desired subvector on its
19210     // first half.
19211     SDValue Zeros = getZeroVector(VT, Subtarget, DAG, dl);
19212     SDValue InsV = Insert128BitVector(Zeros, V1.getOperand(0), 0, DAG, dl);
19213     return DCI.CombineTo(N, InsV);
19214   }
19215
19216   //===--------------------------------------------------------------------===//
19217   // Combine some shuffles into subvector extracts and inserts:
19218   //
19219
19220   // vector_shuffle <4, 5, 6, 7, u, u, u, u> or <2, 3, u, u>
19221   if (isShuffleHigh128VectorInsertLow(SVOp)) {
19222     SDValue V = Extract128BitVector(V1, NumElems/2, DAG, dl);
19223     SDValue InsV = Insert128BitVector(DAG.getUNDEF(VT), V, 0, DAG, dl);
19224     return DCI.CombineTo(N, InsV);
19225   }
19226
19227   // vector_shuffle <u, u, u, u, 0, 1, 2, 3> or <u, u, 0, 1>
19228   if (isShuffleLow128VectorInsertHigh(SVOp)) {
19229     SDValue V = Extract128BitVector(V1, 0, DAG, dl);
19230     SDValue InsV = Insert128BitVector(DAG.getUNDEF(VT), V, NumElems/2, DAG, dl);
19231     return DCI.CombineTo(N, InsV);
19232   }
19233
19234   return SDValue();
19235 }
19236
19237 /// \brief Combine an arbitrary chain of shuffles into a single instruction if
19238 /// possible.
19239 ///
19240 /// This is the leaf of the recursive combinine below. When we have found some
19241 /// chain of single-use x86 shuffle instructions and accumulated the combined
19242 /// shuffle mask represented by them, this will try to pattern match that mask
19243 /// into either a single instruction if there is a special purpose instruction
19244 /// for this operation, or into a PSHUFB instruction which is a fully general
19245 /// instruction but should only be used to replace chains over a certain depth.
19246 static bool combineX86ShuffleChain(SDValue Op, SDValue Root, ArrayRef<int> Mask,
19247                                    int Depth, bool HasPSHUFB, SelectionDAG &DAG,
19248                                    TargetLowering::DAGCombinerInfo &DCI,
19249                                    const X86Subtarget *Subtarget) {
19250   assert(!Mask.empty() && "Cannot combine an empty shuffle mask!");
19251
19252   // Find the operand that enters the chain. Note that multiple uses are OK
19253   // here, we're not going to remove the operand we find.
19254   SDValue Input = Op.getOperand(0);
19255   while (Input.getOpcode() == ISD::BITCAST)
19256     Input = Input.getOperand(0);
19257
19258   MVT VT = Input.getSimpleValueType();
19259   MVT RootVT = Root.getSimpleValueType();
19260   SDLoc DL(Root);
19261
19262   // Just remove no-op shuffle masks.
19263   if (Mask.size() == 1) {
19264     DCI.CombineTo(Root.getNode(), DAG.getNode(ISD::BITCAST, DL, RootVT, Input),
19265                   /*AddTo*/ true);
19266     return true;
19267   }
19268
19269   // Use the float domain if the operand type is a floating point type.
19270   bool FloatDomain = VT.isFloatingPoint();
19271
19272   // If we don't have access to VEX encodings, the generic PSHUF instructions
19273   // are preferable to some of the specialized forms despite requiring one more
19274   // byte to encode because they can implicitly copy.
19275   //
19276   // IF we *do* have VEX encodings, than we can use shorter, more specific
19277   // shuffle instructions freely as they can copy due to the extra register
19278   // operand.
19279   if (Subtarget->hasAVX()) {
19280     // We have both floating point and integer variants of shuffles that dup
19281     // either the low or high half of the vector.
19282     if (Mask.equals(0, 0) || Mask.equals(1, 1)) {
19283       bool Lo = Mask.equals(0, 0);
19284       unsigned Shuffle = FloatDomain ? (Lo ? X86ISD::MOVLHPS : X86ISD::MOVHLPS)
19285                                      : (Lo ? X86ISD::UNPCKL : X86ISD::UNPCKH);
19286       if (Depth == 1 && Root->getOpcode() == Shuffle)
19287         return false; // Nothing to do!
19288       MVT ShuffleVT = FloatDomain ? MVT::v4f32 : MVT::v2i64;
19289       Op = DAG.getNode(ISD::BITCAST, DL, ShuffleVT, Input);
19290       DCI.AddToWorklist(Op.getNode());
19291       Op = DAG.getNode(Shuffle, DL, ShuffleVT, Op, Op);
19292       DCI.AddToWorklist(Op.getNode());
19293       DCI.CombineTo(Root.getNode(), DAG.getNode(ISD::BITCAST, DL, RootVT, Op),
19294                     /*AddTo*/ true);
19295       return true;
19296     }
19297
19298     // FIXME: We should match UNPCKLPS and UNPCKHPS here.
19299
19300     // For the integer domain we have specialized instructions for duplicating
19301     // any element size from the low or high half.
19302     if (!FloatDomain &&
19303         (Mask.equals(0, 0, 1, 1) || Mask.equals(2, 2, 3, 3) ||
19304          Mask.equals(0, 0, 1, 1, 2, 2, 3, 3) ||
19305          Mask.equals(4, 4, 5, 5, 6, 6, 7, 7) ||
19306          Mask.equals(0, 0, 1, 1, 2, 2, 3, 3, 4, 4, 5, 5, 6, 6, 7, 7) ||
19307          Mask.equals(8, 8, 9, 9, 10, 10, 11, 11, 12, 12, 13, 13, 14, 14, 15,
19308                      15))) {
19309       bool Lo = Mask[0] == 0;
19310       unsigned Shuffle = Lo ? X86ISD::UNPCKL : X86ISD::UNPCKH;
19311       if (Depth == 1 && Root->getOpcode() == Shuffle)
19312         return false; // Nothing to do!
19313       MVT ShuffleVT;
19314       switch (Mask.size()) {
19315       case 4: ShuffleVT = MVT::v4i32; break;
19316       case 8: ShuffleVT = MVT::v8i16; break;
19317       case 16: ShuffleVT = MVT::v16i8; break;
19318       };
19319       Op = DAG.getNode(ISD::BITCAST, DL, ShuffleVT, Input);
19320       DCI.AddToWorklist(Op.getNode());
19321       Op = DAG.getNode(Shuffle, DL, ShuffleVT, Op, Op);
19322       DCI.AddToWorklist(Op.getNode());
19323       DCI.CombineTo(Root.getNode(), DAG.getNode(ISD::BITCAST, DL, RootVT, Op),
19324                     /*AddTo*/ true);
19325       return true;
19326     }
19327   }
19328
19329   // Don't try to re-form single instruction chains under any circumstances now
19330   // that we've done encoding canonicalization for them.
19331   if (Depth < 2)
19332     return false;
19333
19334   // If we have 3 or more shuffle instructions or a chain involving PSHUFB, we
19335   // can replace them with a single PSHUFB instruction profitably. Intel's
19336   // manuals suggest only using PSHUFB if doing so replacing 5 instructions, but
19337   // in practice PSHUFB tends to be *very* fast so we're more aggressive.
19338   if ((Depth >= 3 || HasPSHUFB) && Subtarget->hasSSSE3()) {
19339     SmallVector<SDValue, 16> PSHUFBMask;
19340     assert(Mask.size() <= 16 && "Can't shuffle elements smaller than bytes!");
19341     int Ratio = 16 / Mask.size();
19342     for (unsigned i = 0; i < 16; ++i) {
19343       int M = Mask[i / Ratio] != SM_SentinelZero
19344                   ? Ratio * Mask[i / Ratio] + i % Ratio
19345                   : 255;
19346       PSHUFBMask.push_back(DAG.getConstant(M, MVT::i8));
19347     }
19348     Op = DAG.getNode(ISD::BITCAST, DL, MVT::v16i8, Input);
19349     DCI.AddToWorklist(Op.getNode());
19350     SDValue PSHUFBMaskOp =
19351         DAG.getNode(ISD::BUILD_VECTOR, DL, MVT::v16i8, PSHUFBMask);
19352     DCI.AddToWorklist(PSHUFBMaskOp.getNode());
19353     Op = DAG.getNode(X86ISD::PSHUFB, DL, MVT::v16i8, Op, PSHUFBMaskOp);
19354     DCI.AddToWorklist(Op.getNode());
19355     DCI.CombineTo(Root.getNode(), DAG.getNode(ISD::BITCAST, DL, RootVT, Op),
19356                   /*AddTo*/ true);
19357     return true;
19358   }
19359
19360   // Failed to find any combines.
19361   return false;
19362 }
19363
19364 /// \brief Fully generic combining of x86 shuffle instructions.
19365 ///
19366 /// This should be the last combine run over the x86 shuffle instructions. Once
19367 /// they have been fully optimized, this will recursively consider all chains
19368 /// of single-use shuffle instructions, build a generic model of the cumulative
19369 /// shuffle operation, and check for simpler instructions which implement this
19370 /// operation. We use this primarily for two purposes:
19371 ///
19372 /// 1) Collapse generic shuffles to specialized single instructions when
19373 ///    equivalent. In most cases, this is just an encoding size win, but
19374 ///    sometimes we will collapse multiple generic shuffles into a single
19375 ///    special-purpose shuffle.
19376 /// 2) Look for sequences of shuffle instructions with 3 or more total
19377 ///    instructions, and replace them with the slightly more expensive SSSE3
19378 ///    PSHUFB instruction if available. We do this as the last combining step
19379 ///    to ensure we avoid using PSHUFB if we can implement the shuffle with
19380 ///    a suitable short sequence of other instructions. The PHUFB will either
19381 ///    use a register or have to read from memory and so is slightly (but only
19382 ///    slightly) more expensive than the other shuffle instructions.
19383 ///
19384 /// Because this is inherently a quadratic operation (for each shuffle in
19385 /// a chain, we recurse up the chain), the depth is limited to 8 instructions.
19386 /// This should never be an issue in practice as the shuffle lowering doesn't
19387 /// produce sequences of more than 8 instructions.
19388 ///
19389 /// FIXME: We will currently miss some cases where the redundant shuffling
19390 /// would simplify under the threshold for PSHUFB formation because of
19391 /// combine-ordering. To fix this, we should do the redundant instruction
19392 /// combining in this recursive walk.
19393 static bool combineX86ShufflesRecursively(SDValue Op, SDValue Root,
19394                                           ArrayRef<int> RootMask,
19395                                           int Depth, bool HasPSHUFB,
19396                                           SelectionDAG &DAG,
19397                                           TargetLowering::DAGCombinerInfo &DCI,
19398                                           const X86Subtarget *Subtarget) {
19399   // Bound the depth of our recursive combine because this is ultimately
19400   // quadratic in nature.
19401   if (Depth > 8)
19402     return false;
19403
19404   // Directly rip through bitcasts to find the underlying operand.
19405   while (Op.getOpcode() == ISD::BITCAST && Op.getOperand(0).hasOneUse())
19406     Op = Op.getOperand(0);
19407
19408   MVT VT = Op.getSimpleValueType();
19409   if (!VT.isVector())
19410     return false; // Bail if we hit a non-vector.
19411   // FIXME: This routine should be taught about 256-bit shuffles, or a 256-bit
19412   // version should be added.
19413   if (VT.getSizeInBits() != 128)
19414     return false;
19415
19416   assert(Root.getSimpleValueType().isVector() &&
19417          "Shuffles operate on vector types!");
19418   assert(VT.getSizeInBits() == Root.getSimpleValueType().getSizeInBits() &&
19419          "Can only combine shuffles of the same vector register size.");
19420
19421   if (!isTargetShuffle(Op.getOpcode()))
19422     return false;
19423   SmallVector<int, 16> OpMask;
19424   bool IsUnary;
19425   bool HaveMask = getTargetShuffleMask(Op.getNode(), VT, OpMask, IsUnary);
19426   // We only can combine unary shuffles which we can decode the mask for.
19427   if (!HaveMask || !IsUnary)
19428     return false;
19429
19430   assert(VT.getVectorNumElements() == OpMask.size() &&
19431          "Different mask size from vector size!");
19432   assert(((RootMask.size() > OpMask.size() &&
19433            RootMask.size() % OpMask.size() == 0) ||
19434           (OpMask.size() > RootMask.size() &&
19435            OpMask.size() % RootMask.size() == 0) ||
19436           OpMask.size() == RootMask.size()) &&
19437          "The smaller number of elements must divide the larger.");
19438   int RootRatio = std::max<int>(1, OpMask.size() / RootMask.size());
19439   int OpRatio = std::max<int>(1, RootMask.size() / OpMask.size());
19440   assert(((RootRatio == 1 && OpRatio == 1) ||
19441           (RootRatio == 1) != (OpRatio == 1)) &&
19442          "Must not have a ratio for both incoming and op masks!");
19443
19444   SmallVector<int, 16> Mask;
19445   Mask.reserve(std::max(OpMask.size(), RootMask.size()));
19446
19447   // Merge this shuffle operation's mask into our accumulated mask. Note that
19448   // this shuffle's mask will be the first applied to the input, followed by the
19449   // root mask to get us all the way to the root value arrangement. The reason
19450   // for this order is that we are recursing up the operation chain.
19451   for (int i = 0, e = std::max(OpMask.size(), RootMask.size()); i < e; ++i) {
19452     int RootIdx = i / RootRatio;
19453     if (RootMask[RootIdx] == SM_SentinelZero) {
19454       // This is a zero-ed lane, we're done.
19455       Mask.push_back(SM_SentinelZero);
19456       continue;
19457     }
19458
19459     int RootMaskedIdx = RootMask[RootIdx] * RootRatio + i % RootRatio;
19460     int OpIdx = RootMaskedIdx / OpRatio;
19461     if (OpMask[OpIdx] == SM_SentinelZero) {
19462       // The incoming lanes are zero, it doesn't matter which ones we are using.
19463       Mask.push_back(SM_SentinelZero);
19464       continue;
19465     }
19466
19467     // Ok, we have non-zero lanes, map them through.
19468     Mask.push_back(OpMask[OpIdx] * OpRatio +
19469                    RootMaskedIdx % OpRatio);
19470   }
19471
19472   // See if we can recurse into the operand to combine more things.
19473   switch (Op.getOpcode()) {
19474     case X86ISD::PSHUFB:
19475       HasPSHUFB = true;
19476     case X86ISD::PSHUFD:
19477     case X86ISD::PSHUFHW:
19478     case X86ISD::PSHUFLW:
19479       if (Op.getOperand(0).hasOneUse() &&
19480           combineX86ShufflesRecursively(Op.getOperand(0), Root, Mask, Depth + 1,
19481                                         HasPSHUFB, DAG, DCI, Subtarget))
19482         return true;
19483       break;
19484
19485     case X86ISD::UNPCKL:
19486     case X86ISD::UNPCKH:
19487       assert(Op.getOperand(0) == Op.getOperand(1) && "We only combine unary shuffles!");
19488       // We can't check for single use, we have to check that this shuffle is the only user.
19489       if (Op->isOnlyUserOf(Op.getOperand(0).getNode()) &&
19490           combineX86ShufflesRecursively(Op.getOperand(0), Root, Mask, Depth + 1,
19491                                         HasPSHUFB, DAG, DCI, Subtarget))
19492           return true;
19493       break;
19494   }
19495
19496   // Minor canonicalization of the accumulated shuffle mask to make it easier
19497   // to match below. All this does is detect masks with squential pairs of
19498   // elements, and shrink them to the half-width mask. It does this in a loop
19499   // so it will reduce the size of the mask to the minimal width mask which
19500   // performs an equivalent shuffle.
19501   while (Mask.size() > 1 && canWidenShuffleElements(Mask)) {
19502     for (int i = 0, e = Mask.size() / 2; i < e; ++i)
19503       Mask[i] = Mask[2 * i] / 2;
19504     Mask.resize(Mask.size() / 2);
19505   }
19506
19507   return combineX86ShuffleChain(Op, Root, Mask, Depth, HasPSHUFB, DAG, DCI,
19508                                 Subtarget);
19509 }
19510
19511 /// \brief Get the PSHUF-style mask from PSHUF node.
19512 ///
19513 /// This is a very minor wrapper around getTargetShuffleMask to easy forming v4
19514 /// PSHUF-style masks that can be reused with such instructions.
19515 static SmallVector<int, 4> getPSHUFShuffleMask(SDValue N) {
19516   SmallVector<int, 4> Mask;
19517   bool IsUnary;
19518   bool HaveMask = getTargetShuffleMask(N.getNode(), N.getSimpleValueType(), Mask, IsUnary);
19519   (void)HaveMask;
19520   assert(HaveMask);
19521
19522   switch (N.getOpcode()) {
19523   case X86ISD::PSHUFD:
19524     return Mask;
19525   case X86ISD::PSHUFLW:
19526     Mask.resize(4);
19527     return Mask;
19528   case X86ISD::PSHUFHW:
19529     Mask.erase(Mask.begin(), Mask.begin() + 4);
19530     for (int &M : Mask)
19531       M -= 4;
19532     return Mask;
19533   default:
19534     llvm_unreachable("No valid shuffle instruction found!");
19535   }
19536 }
19537
19538 /// \brief Search for a combinable shuffle across a chain ending in pshufd.
19539 ///
19540 /// We walk up the chain and look for a combinable shuffle, skipping over
19541 /// shuffles that we could hoist this shuffle's transformation past without
19542 /// altering anything.
19543 static SDValue
19544 combineRedundantDWordShuffle(SDValue N, MutableArrayRef<int> Mask,
19545                              SelectionDAG &DAG,
19546                              TargetLowering::DAGCombinerInfo &DCI) {
19547   assert(N.getOpcode() == X86ISD::PSHUFD &&
19548          "Called with something other than an x86 128-bit half shuffle!");
19549   SDLoc DL(N);
19550
19551   // Walk up a single-use chain looking for a combinable shuffle. Keep a stack
19552   // of the shuffles in the chain so that we can form a fresh chain to replace
19553   // this one.
19554   SmallVector<SDValue, 8> Chain;
19555   SDValue V = N.getOperand(0);
19556   for (; V.hasOneUse(); V = V.getOperand(0)) {
19557     switch (V.getOpcode()) {
19558     default:
19559       return SDValue(); // Nothing combined!
19560
19561     case ISD::BITCAST:
19562       // Skip bitcasts as we always know the type for the target specific
19563       // instructions.
19564       continue;
19565
19566     case X86ISD::PSHUFD:
19567       // Found another dword shuffle.
19568       break;
19569
19570     case X86ISD::PSHUFLW:
19571       // Check that the low words (being shuffled) are the identity in the
19572       // dword shuffle, and the high words are self-contained.
19573       if (Mask[0] != 0 || Mask[1] != 1 ||
19574           !(Mask[2] >= 2 && Mask[2] < 4 && Mask[3] >= 2 && Mask[3] < 4))
19575         return SDValue();
19576
19577       Chain.push_back(V);
19578       continue;
19579
19580     case X86ISD::PSHUFHW:
19581       // Check that the high words (being shuffled) are the identity in the
19582       // dword shuffle, and the low words are self-contained.
19583       if (Mask[2] != 2 || Mask[3] != 3 ||
19584           !(Mask[0] >= 0 && Mask[0] < 2 && Mask[1] >= 0 && Mask[1] < 2))
19585         return SDValue();
19586
19587       Chain.push_back(V);
19588       continue;
19589
19590     case X86ISD::UNPCKL:
19591     case X86ISD::UNPCKH:
19592       // For either i8 -> i16 or i16 -> i32 unpacks, we can combine a dword
19593       // shuffle into a preceding word shuffle.
19594       if (V.getValueType() != MVT::v16i8 && V.getValueType() != MVT::v8i16)
19595         return SDValue();
19596
19597       // Search for a half-shuffle which we can combine with.
19598       unsigned CombineOp =
19599           V.getOpcode() == X86ISD::UNPCKL ? X86ISD::PSHUFLW : X86ISD::PSHUFHW;
19600       if (V.getOperand(0) != V.getOperand(1) ||
19601           !V->isOnlyUserOf(V.getOperand(0).getNode()))
19602         return SDValue();
19603       Chain.push_back(V);
19604       V = V.getOperand(0);
19605       do {
19606         switch (V.getOpcode()) {
19607         default:
19608           return SDValue(); // Nothing to combine.
19609
19610         case X86ISD::PSHUFLW:
19611         case X86ISD::PSHUFHW:
19612           if (V.getOpcode() == CombineOp)
19613             break;
19614
19615           Chain.push_back(V);
19616
19617           // Fallthrough!
19618         case ISD::BITCAST:
19619           V = V.getOperand(0);
19620           continue;
19621         }
19622         break;
19623       } while (V.hasOneUse());
19624       break;
19625     }
19626     // Break out of the loop if we break out of the switch.
19627     break;
19628   }
19629
19630   if (!V.hasOneUse())
19631     // We fell out of the loop without finding a viable combining instruction.
19632     return SDValue();
19633
19634   // Merge this node's mask and our incoming mask.
19635   SmallVector<int, 4> VMask = getPSHUFShuffleMask(V);
19636   for (int &M : Mask)
19637     M = VMask[M];
19638   V = DAG.getNode(V.getOpcode(), DL, V.getValueType(), V.getOperand(0),
19639                   getV4X86ShuffleImm8ForMask(Mask, DAG));
19640
19641   // Rebuild the chain around this new shuffle.
19642   while (!Chain.empty()) {
19643     SDValue W = Chain.pop_back_val();
19644
19645     if (V.getValueType() != W.getOperand(0).getValueType())
19646       V = DAG.getNode(ISD::BITCAST, DL, W.getOperand(0).getValueType(), V);
19647
19648     switch (W.getOpcode()) {
19649     default:
19650       llvm_unreachable("Only PSHUF and UNPCK instructions get here!");
19651
19652     case X86ISD::UNPCKL:
19653     case X86ISD::UNPCKH:
19654       V = DAG.getNode(W.getOpcode(), DL, W.getValueType(), V, V);
19655       break;
19656
19657     case X86ISD::PSHUFD:
19658     case X86ISD::PSHUFLW:
19659     case X86ISD::PSHUFHW:
19660       V = DAG.getNode(W.getOpcode(), DL, W.getValueType(), V, W.getOperand(1));
19661       break;
19662     }
19663   }
19664   if (V.getValueType() != N.getValueType())
19665     V = DAG.getNode(ISD::BITCAST, DL, N.getValueType(), V);
19666
19667   // Return the new chain to replace N.
19668   return V;
19669 }
19670
19671 /// \brief Search for a combinable shuffle across a chain ending in pshuflw or pshufhw.
19672 ///
19673 /// We walk up the chain, skipping shuffles of the other half and looking
19674 /// through shuffles which switch halves trying to find a shuffle of the same
19675 /// pair of dwords.
19676 static bool combineRedundantHalfShuffle(SDValue N, MutableArrayRef<int> Mask,
19677                                         SelectionDAG &DAG,
19678                                         TargetLowering::DAGCombinerInfo &DCI) {
19679   assert(
19680       (N.getOpcode() == X86ISD::PSHUFLW || N.getOpcode() == X86ISD::PSHUFHW) &&
19681       "Called with something other than an x86 128-bit half shuffle!");
19682   SDLoc DL(N);
19683   unsigned CombineOpcode = N.getOpcode();
19684
19685   // Walk up a single-use chain looking for a combinable shuffle.
19686   SDValue V = N.getOperand(0);
19687   for (; V.hasOneUse(); V = V.getOperand(0)) {
19688     switch (V.getOpcode()) {
19689     default:
19690       return false; // Nothing combined!
19691
19692     case ISD::BITCAST:
19693       // Skip bitcasts as we always know the type for the target specific
19694       // instructions.
19695       continue;
19696
19697     case X86ISD::PSHUFLW:
19698     case X86ISD::PSHUFHW:
19699       if (V.getOpcode() == CombineOpcode)
19700         break;
19701
19702       // Other-half shuffles are no-ops.
19703       continue;
19704     }
19705     // Break out of the loop if we break out of the switch.
19706     break;
19707   }
19708
19709   if (!V.hasOneUse())
19710     // We fell out of the loop without finding a viable combining instruction.
19711     return false;
19712
19713   // Combine away the bottom node as its shuffle will be accumulated into
19714   // a preceding shuffle.
19715   DCI.CombineTo(N.getNode(), N.getOperand(0), /*AddTo*/ true);
19716
19717   // Record the old value.
19718   SDValue Old = V;
19719
19720   // Merge this node's mask and our incoming mask (adjusted to account for all
19721   // the pshufd instructions encountered).
19722   SmallVector<int, 4> VMask = getPSHUFShuffleMask(V);
19723   for (int &M : Mask)
19724     M = VMask[M];
19725   V = DAG.getNode(V.getOpcode(), DL, MVT::v8i16, V.getOperand(0),
19726                   getV4X86ShuffleImm8ForMask(Mask, DAG));
19727
19728   // Check that the shuffles didn't cancel each other out. If not, we need to
19729   // combine to the new one.
19730   if (Old != V)
19731     // Replace the combinable shuffle with the combined one, updating all users
19732     // so that we re-evaluate the chain here.
19733     DCI.CombineTo(Old.getNode(), V, /*AddTo*/ true);
19734
19735   return true;
19736 }
19737
19738 /// \brief Try to combine x86 target specific shuffles.
19739 static SDValue PerformTargetShuffleCombine(SDValue N, SelectionDAG &DAG,
19740                                            TargetLowering::DAGCombinerInfo &DCI,
19741                                            const X86Subtarget *Subtarget) {
19742   SDLoc DL(N);
19743   MVT VT = N.getSimpleValueType();
19744   SmallVector<int, 4> Mask;
19745
19746   switch (N.getOpcode()) {
19747   case X86ISD::PSHUFD:
19748   case X86ISD::PSHUFLW:
19749   case X86ISD::PSHUFHW:
19750     Mask = getPSHUFShuffleMask(N);
19751     assert(Mask.size() == 4);
19752     break;
19753   default:
19754     return SDValue();
19755   }
19756
19757   // Nuke no-op shuffles that show up after combining.
19758   if (isNoopShuffleMask(Mask))
19759     return DCI.CombineTo(N.getNode(), N.getOperand(0), /*AddTo*/ true);
19760
19761   // Look for simplifications involving one or two shuffle instructions.
19762   SDValue V = N.getOperand(0);
19763   switch (N.getOpcode()) {
19764   default:
19765     break;
19766   case X86ISD::PSHUFLW:
19767   case X86ISD::PSHUFHW:
19768     assert(VT == MVT::v8i16);
19769     (void)VT;
19770
19771     if (combineRedundantHalfShuffle(N, Mask, DAG, DCI))
19772       return SDValue(); // We combined away this shuffle, so we're done.
19773
19774     // See if this reduces to a PSHUFD which is no more expensive and can
19775     // combine with more operations.
19776     if (canWidenShuffleElements(Mask)) {
19777       int DMask[] = {-1, -1, -1, -1};
19778       int DOffset = N.getOpcode() == X86ISD::PSHUFLW ? 0 : 2;
19779       DMask[DOffset + 0] = DOffset + Mask[0] / 2;
19780       DMask[DOffset + 1] = DOffset + Mask[2] / 2;
19781       V = DAG.getNode(ISD::BITCAST, DL, MVT::v4i32, V);
19782       DCI.AddToWorklist(V.getNode());
19783       V = DAG.getNode(X86ISD::PSHUFD, DL, MVT::v4i32, V,
19784                       getV4X86ShuffleImm8ForMask(DMask, DAG));
19785       DCI.AddToWorklist(V.getNode());
19786       return DAG.getNode(ISD::BITCAST, DL, MVT::v8i16, V);
19787     }
19788
19789     // Look for shuffle patterns which can be implemented as a single unpack.
19790     // FIXME: This doesn't handle the location of the PSHUFD generically, and
19791     // only works when we have a PSHUFD followed by two half-shuffles.
19792     if (Mask[0] == Mask[1] && Mask[2] == Mask[3] &&
19793         (V.getOpcode() == X86ISD::PSHUFLW ||
19794          V.getOpcode() == X86ISD::PSHUFHW) &&
19795         V.getOpcode() != N.getOpcode() &&
19796         V.hasOneUse()) {
19797       SDValue D = V.getOperand(0);
19798       while (D.getOpcode() == ISD::BITCAST && D.hasOneUse())
19799         D = D.getOperand(0);
19800       if (D.getOpcode() == X86ISD::PSHUFD && D.hasOneUse()) {
19801         SmallVector<int, 4> VMask = getPSHUFShuffleMask(V);
19802         SmallVector<int, 4> DMask = getPSHUFShuffleMask(D);
19803         int NOffset = N.getOpcode() == X86ISD::PSHUFLW ? 0 : 4;
19804         int VOffset = V.getOpcode() == X86ISD::PSHUFLW ? 0 : 4;
19805         int WordMask[8];
19806         for (int i = 0; i < 4; ++i) {
19807           WordMask[i + NOffset] = Mask[i] + NOffset;
19808           WordMask[i + VOffset] = VMask[i] + VOffset;
19809         }
19810         // Map the word mask through the DWord mask.
19811         int MappedMask[8];
19812         for (int i = 0; i < 8; ++i)
19813           MappedMask[i] = 2 * DMask[WordMask[i] / 2] + WordMask[i] % 2;
19814         const int UnpackLoMask[] = {0, 0, 1, 1, 2, 2, 3, 3};
19815         const int UnpackHiMask[] = {4, 4, 5, 5, 6, 6, 7, 7};
19816         if (std::equal(std::begin(MappedMask), std::end(MappedMask),
19817                        std::begin(UnpackLoMask)) ||
19818             std::equal(std::begin(MappedMask), std::end(MappedMask),
19819                        std::begin(UnpackHiMask))) {
19820           // We can replace all three shuffles with an unpack.
19821           V = DAG.getNode(ISD::BITCAST, DL, MVT::v8i16, D.getOperand(0));
19822           DCI.AddToWorklist(V.getNode());
19823           return DAG.getNode(MappedMask[0] == 0 ? X86ISD::UNPCKL
19824                                                 : X86ISD::UNPCKH,
19825                              DL, MVT::v8i16, V, V);
19826         }
19827       }
19828     }
19829
19830     break;
19831
19832   case X86ISD::PSHUFD:
19833     if (SDValue NewN = combineRedundantDWordShuffle(N, Mask, DAG, DCI))
19834       return NewN;
19835
19836     break;
19837   }
19838
19839   return SDValue();
19840 }
19841
19842 /// PerformShuffleCombine - Performs several different shuffle combines.
19843 static SDValue PerformShuffleCombine(SDNode *N, SelectionDAG &DAG,
19844                                      TargetLowering::DAGCombinerInfo &DCI,
19845                                      const X86Subtarget *Subtarget) {
19846   SDLoc dl(N);
19847   SDValue N0 = N->getOperand(0);
19848   SDValue N1 = N->getOperand(1);
19849   EVT VT = N->getValueType(0);
19850
19851   // Don't create instructions with illegal types after legalize types has run.
19852   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
19853   if (!DCI.isBeforeLegalize() && !TLI.isTypeLegal(VT.getVectorElementType()))
19854     return SDValue();
19855
19856   // Combine 256-bit vector shuffles. This is only profitable when in AVX mode
19857   if (Subtarget->hasFp256() && VT.is256BitVector() &&
19858       N->getOpcode() == ISD::VECTOR_SHUFFLE)
19859     return PerformShuffleCombine256(N, DAG, DCI, Subtarget);
19860
19861   // During Type Legalization, when promoting illegal vector types,
19862   // the backend might introduce new shuffle dag nodes and bitcasts.
19863   //
19864   // This code performs the following transformation:
19865   // fold: (shuffle (bitcast (BINOP A, B)), Undef, <Mask>) ->
19866   //       (shuffle (BINOP (bitcast A), (bitcast B)), Undef, <Mask>)
19867   //
19868   // We do this only if both the bitcast and the BINOP dag nodes have
19869   // one use. Also, perform this transformation only if the new binary
19870   // operation is legal. This is to avoid introducing dag nodes that
19871   // potentially need to be further expanded (or custom lowered) into a
19872   // less optimal sequence of dag nodes.
19873   if (!DCI.isBeforeLegalize() && DCI.isBeforeLegalizeOps() &&
19874       N1.getOpcode() == ISD::UNDEF && N0.hasOneUse() &&
19875       N0.getOpcode() == ISD::BITCAST) {
19876     SDValue BC0 = N0.getOperand(0);
19877     EVT SVT = BC0.getValueType();
19878     unsigned Opcode = BC0.getOpcode();
19879     unsigned NumElts = VT.getVectorNumElements();
19880     
19881     if (BC0.hasOneUse() && SVT.isVector() &&
19882         SVT.getVectorNumElements() * 2 == NumElts &&
19883         TLI.isOperationLegal(Opcode, VT)) {
19884       bool CanFold = false;
19885       switch (Opcode) {
19886       default : break;
19887       case ISD::ADD :
19888       case ISD::FADD :
19889       case ISD::SUB :
19890       case ISD::FSUB :
19891       case ISD::MUL :
19892       case ISD::FMUL :
19893         CanFold = true;
19894       }
19895
19896       unsigned SVTNumElts = SVT.getVectorNumElements();
19897       ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(N);
19898       for (unsigned i = 0, e = SVTNumElts; i != e && CanFold; ++i)
19899         CanFold = SVOp->getMaskElt(i) == (int)(i * 2);
19900       for (unsigned i = SVTNumElts, e = NumElts; i != e && CanFold; ++i)
19901         CanFold = SVOp->getMaskElt(i) < 0;
19902
19903       if (CanFold) {
19904         SDValue BC00 = DAG.getNode(ISD::BITCAST, dl, VT, BC0.getOperand(0));
19905         SDValue BC01 = DAG.getNode(ISD::BITCAST, dl, VT, BC0.getOperand(1));
19906         SDValue NewBinOp = DAG.getNode(BC0.getOpcode(), dl, VT, BC00, BC01);
19907         return DAG.getVectorShuffle(VT, dl, NewBinOp, N1, &SVOp->getMask()[0]);
19908       }
19909     }
19910   }
19911
19912   // Only handle 128 wide vector from here on.
19913   if (!VT.is128BitVector())
19914     return SDValue();
19915
19916   // Combine a vector_shuffle that is equal to build_vector load1, load2, load3,
19917   // load4, <0, 1, 2, 3> into a 128-bit load if the load addresses are
19918   // consecutive, non-overlapping, and in the right order.
19919   SmallVector<SDValue, 16> Elts;
19920   for (unsigned i = 0, e = VT.getVectorNumElements(); i != e; ++i)
19921     Elts.push_back(getShuffleScalarElt(N, i, DAG, 0));
19922
19923   SDValue LD = EltsFromConsecutiveLoads(VT, Elts, dl, DAG, true);
19924   if (LD.getNode())
19925     return LD;
19926
19927   if (isTargetShuffle(N->getOpcode())) {
19928     SDValue Shuffle =
19929         PerformTargetShuffleCombine(SDValue(N, 0), DAG, DCI, Subtarget);
19930     if (Shuffle.getNode())
19931       return Shuffle;
19932
19933     // Try recursively combining arbitrary sequences of x86 shuffle
19934     // instructions into higher-order shuffles. We do this after combining
19935     // specific PSHUF instruction sequences into their minimal form so that we
19936     // can evaluate how many specialized shuffle instructions are involved in
19937     // a particular chain.
19938     SmallVector<int, 1> NonceMask; // Just a placeholder.
19939     NonceMask.push_back(0);
19940     if (combineX86ShufflesRecursively(SDValue(N, 0), SDValue(N, 0), NonceMask,
19941                                       /*Depth*/ 1, /*HasPSHUFB*/ false, DAG,
19942                                       DCI, Subtarget))
19943       return SDValue(); // This routine will use CombineTo to replace N.
19944   }
19945
19946   return SDValue();
19947 }
19948
19949 /// PerformTruncateCombine - Converts truncate operation to
19950 /// a sequence of vector shuffle operations.
19951 /// It is possible when we truncate 256-bit vector to 128-bit vector
19952 static SDValue PerformTruncateCombine(SDNode *N, SelectionDAG &DAG,
19953                                       TargetLowering::DAGCombinerInfo &DCI,
19954                                       const X86Subtarget *Subtarget)  {
19955   return SDValue();
19956 }
19957
19958 /// XFormVExtractWithShuffleIntoLoad - Check if a vector extract from a target
19959 /// specific shuffle of a load can be folded into a single element load.
19960 /// Similar handling for VECTOR_SHUFFLE is performed by DAGCombiner, but
19961 /// shuffles have been customed lowered so we need to handle those here.
19962 static SDValue XFormVExtractWithShuffleIntoLoad(SDNode *N, SelectionDAG &DAG,
19963                                          TargetLowering::DAGCombinerInfo &DCI) {
19964   if (DCI.isBeforeLegalizeOps())
19965     return SDValue();
19966
19967   SDValue InVec = N->getOperand(0);
19968   SDValue EltNo = N->getOperand(1);
19969
19970   if (!isa<ConstantSDNode>(EltNo))
19971     return SDValue();
19972
19973   EVT VT = InVec.getValueType();
19974
19975   if (InVec.getOpcode() == ISD::BITCAST) {
19976     // Don't duplicate a load with other uses.
19977     if (!InVec.hasOneUse())
19978       return SDValue();
19979     EVT BCVT = InVec.getOperand(0).getValueType();
19980     if (BCVT.getVectorNumElements() != VT.getVectorNumElements())
19981       return SDValue();
19982     InVec = InVec.getOperand(0);
19983   }
19984
19985   if (!isTargetShuffle(InVec.getOpcode()))
19986     return SDValue();
19987
19988   // Don't duplicate a load with other uses.
19989   if (!InVec.hasOneUse())
19990     return SDValue();
19991
19992   SmallVector<int, 16> ShuffleMask;
19993   bool UnaryShuffle;
19994   if (!getTargetShuffleMask(InVec.getNode(), VT.getSimpleVT(), ShuffleMask,
19995                             UnaryShuffle))
19996     return SDValue();
19997
19998   // Select the input vector, guarding against out of range extract vector.
19999   unsigned NumElems = VT.getVectorNumElements();
20000   int Elt = cast<ConstantSDNode>(EltNo)->getZExtValue();
20001   int Idx = (Elt > (int)NumElems) ? -1 : ShuffleMask[Elt];
20002   SDValue LdNode = (Idx < (int)NumElems) ? InVec.getOperand(0)
20003                                          : InVec.getOperand(1);
20004
20005   // If inputs to shuffle are the same for both ops, then allow 2 uses
20006   unsigned AllowedUses = InVec.getOperand(0) == InVec.getOperand(1) ? 2 : 1;
20007
20008   if (LdNode.getOpcode() == ISD::BITCAST) {
20009     // Don't duplicate a load with other uses.
20010     if (!LdNode.getNode()->hasNUsesOfValue(AllowedUses, 0))
20011       return SDValue();
20012
20013     AllowedUses = 1; // only allow 1 load use if we have a bitcast
20014     LdNode = LdNode.getOperand(0);
20015   }
20016
20017   if (!ISD::isNormalLoad(LdNode.getNode()))
20018     return SDValue();
20019
20020   LoadSDNode *LN0 = cast<LoadSDNode>(LdNode);
20021
20022   if (!LN0 ||!LN0->hasNUsesOfValue(AllowedUses, 0) || LN0->isVolatile())
20023     return SDValue();
20024
20025   EVT EltVT = N->getValueType(0);
20026   // If there's a bitcast before the shuffle, check if the load type and
20027   // alignment is valid.
20028   unsigned Align = LN0->getAlignment();
20029   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
20030   unsigned NewAlign = TLI.getDataLayout()->getABITypeAlignment(
20031       EltVT.getTypeForEVT(*DAG.getContext()));
20032
20033   if (NewAlign > Align || !TLI.isOperationLegalOrCustom(ISD::LOAD, EltVT))
20034     return SDValue();
20035
20036   // All checks match so transform back to vector_shuffle so that DAG combiner
20037   // can finish the job
20038   SDLoc dl(N);
20039
20040   // Create shuffle node taking into account the case that its a unary shuffle
20041   SDValue Shuffle = (UnaryShuffle) ? DAG.getUNDEF(VT) : InVec.getOperand(1);
20042   Shuffle = DAG.getVectorShuffle(InVec.getValueType(), dl,
20043                                  InVec.getOperand(0), Shuffle,
20044                                  &ShuffleMask[0]);
20045   Shuffle = DAG.getNode(ISD::BITCAST, dl, VT, Shuffle);
20046   return DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, N->getValueType(0), Shuffle,
20047                      EltNo);
20048 }
20049
20050 /// PerformEXTRACT_VECTOR_ELTCombine - Detect vector gather/scatter index
20051 /// generation and convert it from being a bunch of shuffles and extracts
20052 /// to a simple store and scalar loads to extract the elements.
20053 static SDValue PerformEXTRACT_VECTOR_ELTCombine(SDNode *N, SelectionDAG &DAG,
20054                                          TargetLowering::DAGCombinerInfo &DCI) {
20055   SDValue NewOp = XFormVExtractWithShuffleIntoLoad(N, DAG, DCI);
20056   if (NewOp.getNode())
20057     return NewOp;
20058
20059   SDValue InputVector = N->getOperand(0);
20060
20061   // Detect whether we are trying to convert from mmx to i32 and the bitcast
20062   // from mmx to v2i32 has a single usage.
20063   if (InputVector.getNode()->getOpcode() == llvm::ISD::BITCAST &&
20064       InputVector.getNode()->getOperand(0).getValueType() == MVT::x86mmx &&
20065       InputVector.hasOneUse() && N->getValueType(0) == MVT::i32)
20066     return DAG.getNode(X86ISD::MMX_MOVD2W, SDLoc(InputVector),
20067                        N->getValueType(0),
20068                        InputVector.getNode()->getOperand(0));
20069
20070   // Only operate on vectors of 4 elements, where the alternative shuffling
20071   // gets to be more expensive.
20072   if (InputVector.getValueType() != MVT::v4i32)
20073     return SDValue();
20074
20075   // Check whether every use of InputVector is an EXTRACT_VECTOR_ELT with a
20076   // single use which is a sign-extend or zero-extend, and all elements are
20077   // used.
20078   SmallVector<SDNode *, 4> Uses;
20079   unsigned ExtractedElements = 0;
20080   for (SDNode::use_iterator UI = InputVector.getNode()->use_begin(),
20081        UE = InputVector.getNode()->use_end(); UI != UE; ++UI) {
20082     if (UI.getUse().getResNo() != InputVector.getResNo())
20083       return SDValue();
20084
20085     SDNode *Extract = *UI;
20086     if (Extract->getOpcode() != ISD::EXTRACT_VECTOR_ELT)
20087       return SDValue();
20088
20089     if (Extract->getValueType(0) != MVT::i32)
20090       return SDValue();
20091     if (!Extract->hasOneUse())
20092       return SDValue();
20093     if (Extract->use_begin()->getOpcode() != ISD::SIGN_EXTEND &&
20094         Extract->use_begin()->getOpcode() != ISD::ZERO_EXTEND)
20095       return SDValue();
20096     if (!isa<ConstantSDNode>(Extract->getOperand(1)))
20097       return SDValue();
20098
20099     // Record which element was extracted.
20100     ExtractedElements |=
20101       1 << cast<ConstantSDNode>(Extract->getOperand(1))->getZExtValue();
20102
20103     Uses.push_back(Extract);
20104   }
20105
20106   // If not all the elements were used, this may not be worthwhile.
20107   if (ExtractedElements != 15)
20108     return SDValue();
20109
20110   // Ok, we've now decided to do the transformation.
20111   SDLoc dl(InputVector);
20112
20113   // Store the value to a temporary stack slot.
20114   SDValue StackPtr = DAG.CreateStackTemporary(InputVector.getValueType());
20115   SDValue Ch = DAG.getStore(DAG.getEntryNode(), dl, InputVector, StackPtr,
20116                             MachinePointerInfo(), false, false, 0);
20117
20118   // Replace each use (extract) with a load of the appropriate element.
20119   for (SmallVectorImpl<SDNode *>::iterator UI = Uses.begin(),
20120        UE = Uses.end(); UI != UE; ++UI) {
20121     SDNode *Extract = *UI;
20122
20123     // cOMpute the element's address.
20124     SDValue Idx = Extract->getOperand(1);
20125     unsigned EltSize =
20126         InputVector.getValueType().getVectorElementType().getSizeInBits()/8;
20127     uint64_t Offset = EltSize * cast<ConstantSDNode>(Idx)->getZExtValue();
20128     const TargetLowering &TLI = DAG.getTargetLoweringInfo();
20129     SDValue OffsetVal = DAG.getConstant(Offset, TLI.getPointerTy());
20130
20131     SDValue ScalarAddr = DAG.getNode(ISD::ADD, dl, TLI.getPointerTy(),
20132                                      StackPtr, OffsetVal);
20133
20134     // Load the scalar.
20135     SDValue LoadScalar = DAG.getLoad(Extract->getValueType(0), dl, Ch,
20136                                      ScalarAddr, MachinePointerInfo(),
20137                                      false, false, false, 0);
20138
20139     // Replace the exact with the load.
20140     DAG.ReplaceAllUsesOfValueWith(SDValue(Extract, 0), LoadScalar);
20141   }
20142
20143   // The replacement was made in place; don't return anything.
20144   return SDValue();
20145 }
20146
20147 /// \brief Matches a VSELECT onto min/max or return 0 if the node doesn't match.
20148 static std::pair<unsigned, bool>
20149 matchIntegerMINMAX(SDValue Cond, EVT VT, SDValue LHS, SDValue RHS,
20150                    SelectionDAG &DAG, const X86Subtarget *Subtarget) {
20151   if (!VT.isVector())
20152     return std::make_pair(0, false);
20153
20154   bool NeedSplit = false;
20155   switch (VT.getSimpleVT().SimpleTy) {
20156   default: return std::make_pair(0, false);
20157   case MVT::v32i8:
20158   case MVT::v16i16:
20159   case MVT::v8i32:
20160     if (!Subtarget->hasAVX2())
20161       NeedSplit = true;
20162     if (!Subtarget->hasAVX())
20163       return std::make_pair(0, false);
20164     break;
20165   case MVT::v16i8:
20166   case MVT::v8i16:
20167   case MVT::v4i32:
20168     if (!Subtarget->hasSSE2())
20169       return std::make_pair(0, false);
20170   }
20171
20172   // SSE2 has only a small subset of the operations.
20173   bool hasUnsigned = Subtarget->hasSSE41() ||
20174                      (Subtarget->hasSSE2() && VT == MVT::v16i8);
20175   bool hasSigned = Subtarget->hasSSE41() ||
20176                    (Subtarget->hasSSE2() && VT == MVT::v8i16);
20177
20178   ISD::CondCode CC = cast<CondCodeSDNode>(Cond.getOperand(2))->get();
20179
20180   unsigned Opc = 0;
20181   // Check for x CC y ? x : y.
20182   if (DAG.isEqualTo(LHS, Cond.getOperand(0)) &&
20183       DAG.isEqualTo(RHS, Cond.getOperand(1))) {
20184     switch (CC) {
20185     default: break;
20186     case ISD::SETULT:
20187     case ISD::SETULE:
20188       Opc = hasUnsigned ? X86ISD::UMIN : 0; break;
20189     case ISD::SETUGT:
20190     case ISD::SETUGE:
20191       Opc = hasUnsigned ? X86ISD::UMAX : 0; break;
20192     case ISD::SETLT:
20193     case ISD::SETLE:
20194       Opc = hasSigned ? X86ISD::SMIN : 0; break;
20195     case ISD::SETGT:
20196     case ISD::SETGE:
20197       Opc = hasSigned ? X86ISD::SMAX : 0; break;
20198     }
20199   // Check for x CC y ? y : x -- a min/max with reversed arms.
20200   } else if (DAG.isEqualTo(LHS, Cond.getOperand(1)) &&
20201              DAG.isEqualTo(RHS, Cond.getOperand(0))) {
20202     switch (CC) {
20203     default: break;
20204     case ISD::SETULT:
20205     case ISD::SETULE:
20206       Opc = hasUnsigned ? X86ISD::UMAX : 0; break;
20207     case ISD::SETUGT:
20208     case ISD::SETUGE:
20209       Opc = hasUnsigned ? X86ISD::UMIN : 0; break;
20210     case ISD::SETLT:
20211     case ISD::SETLE:
20212       Opc = hasSigned ? X86ISD::SMAX : 0; break;
20213     case ISD::SETGT:
20214     case ISD::SETGE:
20215       Opc = hasSigned ? X86ISD::SMIN : 0; break;
20216     }
20217   }
20218
20219   return std::make_pair(Opc, NeedSplit);
20220 }
20221
20222 static SDValue
20223 TransformVSELECTtoBlendVECTOR_SHUFFLE(SDNode *N, SelectionDAG &DAG,
20224                                       const X86Subtarget *Subtarget) {
20225   SDLoc dl(N);
20226   SDValue Cond = N->getOperand(0);
20227   SDValue LHS = N->getOperand(1);
20228   SDValue RHS = N->getOperand(2);
20229
20230   if (Cond.getOpcode() == ISD::SIGN_EXTEND) {
20231     SDValue CondSrc = Cond->getOperand(0);
20232     if (CondSrc->getOpcode() == ISD::SIGN_EXTEND_INREG)
20233       Cond = CondSrc->getOperand(0);
20234   }
20235
20236   MVT VT = N->getSimpleValueType(0);
20237   MVT EltVT = VT.getVectorElementType();
20238   unsigned NumElems = VT.getVectorNumElements();
20239   // There is no blend with immediate in AVX-512.
20240   if (VT.is512BitVector())
20241     return SDValue();
20242
20243   if (!Subtarget->hasSSE41() || EltVT == MVT::i8)
20244     return SDValue();
20245   if (!Subtarget->hasInt256() && VT == MVT::v16i16)
20246     return SDValue();
20247
20248   if (!ISD::isBuildVectorOfConstantSDNodes(Cond.getNode()))
20249     return SDValue();
20250
20251   // A vselect where all conditions and data are constants can be optimized into
20252   // a single vector load by SelectionDAGLegalize::ExpandBUILD_VECTOR().
20253   if (ISD::isBuildVectorOfConstantSDNodes(LHS.getNode()) &&
20254       ISD::isBuildVectorOfConstantSDNodes(RHS.getNode()))
20255     return SDValue();
20256
20257   unsigned MaskValue = 0;
20258   if (!BUILD_VECTORtoBlendMask(cast<BuildVectorSDNode>(Cond), MaskValue))
20259     return SDValue();
20260
20261   SmallVector<int, 8> ShuffleMask(NumElems, -1);
20262   for (unsigned i = 0; i < NumElems; ++i) {
20263     // Be sure we emit undef where we can.
20264     if (Cond.getOperand(i)->getOpcode() == ISD::UNDEF)
20265       ShuffleMask[i] = -1;
20266     else
20267       ShuffleMask[i] = i + NumElems * ((MaskValue >> i) & 1);
20268   }
20269
20270   return DAG.getVectorShuffle(VT, dl, LHS, RHS, &ShuffleMask[0]);
20271 }
20272
20273 /// PerformSELECTCombine - Do target-specific dag combines on SELECT and VSELECT
20274 /// nodes.
20275 static SDValue PerformSELECTCombine(SDNode *N, SelectionDAG &DAG,
20276                                     TargetLowering::DAGCombinerInfo &DCI,
20277                                     const X86Subtarget *Subtarget) {
20278   SDLoc DL(N);
20279   SDValue Cond = N->getOperand(0);
20280   // Get the LHS/RHS of the select.
20281   SDValue LHS = N->getOperand(1);
20282   SDValue RHS = N->getOperand(2);
20283   EVT VT = LHS.getValueType();
20284   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
20285
20286   // If we have SSE[12] support, try to form min/max nodes. SSE min/max
20287   // instructions match the semantics of the common C idiom x<y?x:y but not
20288   // x<=y?x:y, because of how they handle negative zero (which can be
20289   // ignored in unsafe-math mode).
20290   if (Cond.getOpcode() == ISD::SETCC && VT.isFloatingPoint() &&
20291       VT != MVT::f80 && TLI.isTypeLegal(VT) &&
20292       (Subtarget->hasSSE2() ||
20293        (Subtarget->hasSSE1() && VT.getScalarType() == MVT::f32))) {
20294     ISD::CondCode CC = cast<CondCodeSDNode>(Cond.getOperand(2))->get();
20295
20296     unsigned Opcode = 0;
20297     // Check for x CC y ? x : y.
20298     if (DAG.isEqualTo(LHS, Cond.getOperand(0)) &&
20299         DAG.isEqualTo(RHS, Cond.getOperand(1))) {
20300       switch (CC) {
20301       default: break;
20302       case ISD::SETULT:
20303         // Converting this to a min would handle NaNs incorrectly, and swapping
20304         // the operands would cause it to handle comparisons between positive
20305         // and negative zero incorrectly.
20306         if (!DAG.isKnownNeverNaN(LHS) || !DAG.isKnownNeverNaN(RHS)) {
20307           if (!DAG.getTarget().Options.UnsafeFPMath &&
20308               !(DAG.isKnownNeverZero(LHS) || DAG.isKnownNeverZero(RHS)))
20309             break;
20310           std::swap(LHS, RHS);
20311         }
20312         Opcode = X86ISD::FMIN;
20313         break;
20314       case ISD::SETOLE:
20315         // Converting this to a min would handle comparisons between positive
20316         // and negative zero incorrectly.
20317         if (!DAG.getTarget().Options.UnsafeFPMath &&
20318             !DAG.isKnownNeverZero(LHS) && !DAG.isKnownNeverZero(RHS))
20319           break;
20320         Opcode = X86ISD::FMIN;
20321         break;
20322       case ISD::SETULE:
20323         // Converting this to a min would handle both negative zeros and NaNs
20324         // incorrectly, but we can swap the operands to fix both.
20325         std::swap(LHS, RHS);
20326       case ISD::SETOLT:
20327       case ISD::SETLT:
20328       case ISD::SETLE:
20329         Opcode = X86ISD::FMIN;
20330         break;
20331
20332       case ISD::SETOGE:
20333         // Converting this to a max would handle comparisons between positive
20334         // and negative zero incorrectly.
20335         if (!DAG.getTarget().Options.UnsafeFPMath &&
20336             !DAG.isKnownNeverZero(LHS) && !DAG.isKnownNeverZero(RHS))
20337           break;
20338         Opcode = X86ISD::FMAX;
20339         break;
20340       case ISD::SETUGT:
20341         // Converting this to a max would handle NaNs incorrectly, and swapping
20342         // the operands would cause it to handle comparisons between positive
20343         // and negative zero incorrectly.
20344         if (!DAG.isKnownNeverNaN(LHS) || !DAG.isKnownNeverNaN(RHS)) {
20345           if (!DAG.getTarget().Options.UnsafeFPMath &&
20346               !(DAG.isKnownNeverZero(LHS) || DAG.isKnownNeverZero(RHS)))
20347             break;
20348           std::swap(LHS, RHS);
20349         }
20350         Opcode = X86ISD::FMAX;
20351         break;
20352       case ISD::SETUGE:
20353         // Converting this to a max would handle both negative zeros and NaNs
20354         // incorrectly, but we can swap the operands to fix both.
20355         std::swap(LHS, RHS);
20356       case ISD::SETOGT:
20357       case ISD::SETGT:
20358       case ISD::SETGE:
20359         Opcode = X86ISD::FMAX;
20360         break;
20361       }
20362     // Check for x CC y ? y : x -- a min/max with reversed arms.
20363     } else if (DAG.isEqualTo(LHS, Cond.getOperand(1)) &&
20364                DAG.isEqualTo(RHS, Cond.getOperand(0))) {
20365       switch (CC) {
20366       default: break;
20367       case ISD::SETOGE:
20368         // Converting this to a min would handle comparisons between positive
20369         // and negative zero incorrectly, and swapping the operands would
20370         // cause it to handle NaNs incorrectly.
20371         if (!DAG.getTarget().Options.UnsafeFPMath &&
20372             !(DAG.isKnownNeverZero(LHS) || DAG.isKnownNeverZero(RHS))) {
20373           if (!DAG.isKnownNeverNaN(LHS) || !DAG.isKnownNeverNaN(RHS))
20374             break;
20375           std::swap(LHS, RHS);
20376         }
20377         Opcode = X86ISD::FMIN;
20378         break;
20379       case ISD::SETUGT:
20380         // Converting this to a min would handle NaNs incorrectly.
20381         if (!DAG.getTarget().Options.UnsafeFPMath &&
20382             (!DAG.isKnownNeverNaN(LHS) || !DAG.isKnownNeverNaN(RHS)))
20383           break;
20384         Opcode = X86ISD::FMIN;
20385         break;
20386       case ISD::SETUGE:
20387         // Converting this to a min would handle both negative zeros and NaNs
20388         // incorrectly, but we can swap the operands to fix both.
20389         std::swap(LHS, RHS);
20390       case ISD::SETOGT:
20391       case ISD::SETGT:
20392       case ISD::SETGE:
20393         Opcode = X86ISD::FMIN;
20394         break;
20395
20396       case ISD::SETULT:
20397         // Converting this to a max would handle NaNs incorrectly.
20398         if (!DAG.isKnownNeverNaN(LHS) || !DAG.isKnownNeverNaN(RHS))
20399           break;
20400         Opcode = X86ISD::FMAX;
20401         break;
20402       case ISD::SETOLE:
20403         // Converting this to a max would handle comparisons between positive
20404         // and negative zero incorrectly, and swapping the operands would
20405         // cause it to handle NaNs incorrectly.
20406         if (!DAG.getTarget().Options.UnsafeFPMath &&
20407             !DAG.isKnownNeverZero(LHS) && !DAG.isKnownNeverZero(RHS)) {
20408           if (!DAG.isKnownNeverNaN(LHS) || !DAG.isKnownNeverNaN(RHS))
20409             break;
20410           std::swap(LHS, RHS);
20411         }
20412         Opcode = X86ISD::FMAX;
20413         break;
20414       case ISD::SETULE:
20415         // Converting this to a max would handle both negative zeros and NaNs
20416         // incorrectly, but we can swap the operands to fix both.
20417         std::swap(LHS, RHS);
20418       case ISD::SETOLT:
20419       case ISD::SETLT:
20420       case ISD::SETLE:
20421         Opcode = X86ISD::FMAX;
20422         break;
20423       }
20424     }
20425
20426     if (Opcode)
20427       return DAG.getNode(Opcode, DL, N->getValueType(0), LHS, RHS);
20428   }
20429
20430   EVT CondVT = Cond.getValueType();
20431   if (Subtarget->hasAVX512() && VT.isVector() && CondVT.isVector() &&
20432       CondVT.getVectorElementType() == MVT::i1) {
20433     // v16i8 (select v16i1, v16i8, v16i8) does not have a proper
20434     // lowering on KNL. In this case we convert it to
20435     // v16i8 (select v16i8, v16i8, v16i8) and use AVX instruction.
20436     // The same situation for all 128 and 256-bit vectors of i8 and i16.
20437     // Since SKX these selects have a proper lowering.
20438     EVT OpVT = LHS.getValueType();
20439     if ((OpVT.is128BitVector() || OpVT.is256BitVector()) &&
20440         (OpVT.getVectorElementType() == MVT::i8 ||
20441          OpVT.getVectorElementType() == MVT::i16) &&
20442         !(Subtarget->hasBWI() && Subtarget->hasVLX())) {
20443       Cond = DAG.getNode(ISD::SIGN_EXTEND, DL, OpVT, Cond);
20444       DCI.AddToWorklist(Cond.getNode());
20445       return DAG.getNode(N->getOpcode(), DL, OpVT, Cond, LHS, RHS);
20446     }
20447   }
20448   // If this is a select between two integer constants, try to do some
20449   // optimizations.
20450   if (ConstantSDNode *TrueC = dyn_cast<ConstantSDNode>(LHS)) {
20451     if (ConstantSDNode *FalseC = dyn_cast<ConstantSDNode>(RHS))
20452       // Don't do this for crazy integer types.
20453       if (DAG.getTargetLoweringInfo().isTypeLegal(LHS.getValueType())) {
20454         // If this is efficiently invertible, canonicalize the LHSC/RHSC values
20455         // so that TrueC (the true value) is larger than FalseC.
20456         bool NeedsCondInvert = false;
20457
20458         if (TrueC->getAPIntValue().ult(FalseC->getAPIntValue()) &&
20459             // Efficiently invertible.
20460             (Cond.getOpcode() == ISD::SETCC ||  // setcc -> invertible.
20461              (Cond.getOpcode() == ISD::XOR &&   // xor(X, C) -> invertible.
20462               isa<ConstantSDNode>(Cond.getOperand(1))))) {
20463           NeedsCondInvert = true;
20464           std::swap(TrueC, FalseC);
20465         }
20466
20467         // Optimize C ? 8 : 0 -> zext(C) << 3.  Likewise for any pow2/0.
20468         if (FalseC->getAPIntValue() == 0 &&
20469             TrueC->getAPIntValue().isPowerOf2()) {
20470           if (NeedsCondInvert) // Invert the condition if needed.
20471             Cond = DAG.getNode(ISD::XOR, DL, Cond.getValueType(), Cond,
20472                                DAG.getConstant(1, Cond.getValueType()));
20473
20474           // Zero extend the condition if needed.
20475           Cond = DAG.getNode(ISD::ZERO_EXTEND, DL, LHS.getValueType(), Cond);
20476
20477           unsigned ShAmt = TrueC->getAPIntValue().logBase2();
20478           return DAG.getNode(ISD::SHL, DL, LHS.getValueType(), Cond,
20479                              DAG.getConstant(ShAmt, MVT::i8));
20480         }
20481
20482         // Optimize Cond ? cst+1 : cst -> zext(setcc(C)+cst.
20483         if (FalseC->getAPIntValue()+1 == TrueC->getAPIntValue()) {
20484           if (NeedsCondInvert) // Invert the condition if needed.
20485             Cond = DAG.getNode(ISD::XOR, DL, Cond.getValueType(), Cond,
20486                                DAG.getConstant(1, Cond.getValueType()));
20487
20488           // Zero extend the condition if needed.
20489           Cond = DAG.getNode(ISD::ZERO_EXTEND, DL,
20490                              FalseC->getValueType(0), Cond);
20491           return DAG.getNode(ISD::ADD, DL, Cond.getValueType(), Cond,
20492                              SDValue(FalseC, 0));
20493         }
20494
20495         // Optimize cases that will turn into an LEA instruction.  This requires
20496         // an i32 or i64 and an efficient multiplier (1, 2, 3, 4, 5, 8, 9).
20497         if (N->getValueType(0) == MVT::i32 || N->getValueType(0) == MVT::i64) {
20498           uint64_t Diff = TrueC->getZExtValue()-FalseC->getZExtValue();
20499           if (N->getValueType(0) == MVT::i32) Diff = (unsigned)Diff;
20500
20501           bool isFastMultiplier = false;
20502           if (Diff < 10) {
20503             switch ((unsigned char)Diff) {
20504               default: break;
20505               case 1:  // result = add base, cond
20506               case 2:  // result = lea base(    , cond*2)
20507               case 3:  // result = lea base(cond, cond*2)
20508               case 4:  // result = lea base(    , cond*4)
20509               case 5:  // result = lea base(cond, cond*4)
20510               case 8:  // result = lea base(    , cond*8)
20511               case 9:  // result = lea base(cond, cond*8)
20512                 isFastMultiplier = true;
20513                 break;
20514             }
20515           }
20516
20517           if (isFastMultiplier) {
20518             APInt Diff = TrueC->getAPIntValue()-FalseC->getAPIntValue();
20519             if (NeedsCondInvert) // Invert the condition if needed.
20520               Cond = DAG.getNode(ISD::XOR, DL, Cond.getValueType(), Cond,
20521                                  DAG.getConstant(1, Cond.getValueType()));
20522
20523             // Zero extend the condition if needed.
20524             Cond = DAG.getNode(ISD::ZERO_EXTEND, DL, FalseC->getValueType(0),
20525                                Cond);
20526             // Scale the condition by the difference.
20527             if (Diff != 1)
20528               Cond = DAG.getNode(ISD::MUL, DL, Cond.getValueType(), Cond,
20529                                  DAG.getConstant(Diff, Cond.getValueType()));
20530
20531             // Add the base if non-zero.
20532             if (FalseC->getAPIntValue() != 0)
20533               Cond = DAG.getNode(ISD::ADD, DL, Cond.getValueType(), Cond,
20534                                  SDValue(FalseC, 0));
20535             return Cond;
20536           }
20537         }
20538       }
20539   }
20540
20541   // Canonicalize max and min:
20542   // (x > y) ? x : y -> (x >= y) ? x : y
20543   // (x < y) ? x : y -> (x <= y) ? x : y
20544   // This allows use of COND_S / COND_NS (see TranslateX86CC) which eliminates
20545   // the need for an extra compare
20546   // against zero. e.g.
20547   // (x - y) > 0 : (x - y) ? 0 -> (x - y) >= 0 : (x - y) ? 0
20548   // subl   %esi, %edi
20549   // testl  %edi, %edi
20550   // movl   $0, %eax
20551   // cmovgl %edi, %eax
20552   // =>
20553   // xorl   %eax, %eax
20554   // subl   %esi, $edi
20555   // cmovsl %eax, %edi
20556   if (N->getOpcode() == ISD::SELECT && Cond.getOpcode() == ISD::SETCC &&
20557       DAG.isEqualTo(LHS, Cond.getOperand(0)) &&
20558       DAG.isEqualTo(RHS, Cond.getOperand(1))) {
20559     ISD::CondCode CC = cast<CondCodeSDNode>(Cond.getOperand(2))->get();
20560     switch (CC) {
20561     default: break;
20562     case ISD::SETLT:
20563     case ISD::SETGT: {
20564       ISD::CondCode NewCC = (CC == ISD::SETLT) ? ISD::SETLE : ISD::SETGE;
20565       Cond = DAG.getSetCC(SDLoc(Cond), Cond.getValueType(),
20566                           Cond.getOperand(0), Cond.getOperand(1), NewCC);
20567       return DAG.getNode(ISD::SELECT, DL, VT, Cond, LHS, RHS);
20568     }
20569     }
20570   }
20571
20572   // Early exit check
20573   if (!TLI.isTypeLegal(VT))
20574     return SDValue();
20575
20576   // Match VSELECTs into subs with unsigned saturation.
20577   if (N->getOpcode() == ISD::VSELECT && Cond.getOpcode() == ISD::SETCC &&
20578       // psubus is available in SSE2 and AVX2 for i8 and i16 vectors.
20579       ((Subtarget->hasSSE2() && (VT == MVT::v16i8 || VT == MVT::v8i16)) ||
20580        (Subtarget->hasAVX2() && (VT == MVT::v32i8 || VT == MVT::v16i16)))) {
20581     ISD::CondCode CC = cast<CondCodeSDNode>(Cond.getOperand(2))->get();
20582
20583     // Check if one of the arms of the VSELECT is a zero vector. If it's on the
20584     // left side invert the predicate to simplify logic below.
20585     SDValue Other;
20586     if (ISD::isBuildVectorAllZeros(LHS.getNode())) {
20587       Other = RHS;
20588       CC = ISD::getSetCCInverse(CC, true);
20589     } else if (ISD::isBuildVectorAllZeros(RHS.getNode())) {
20590       Other = LHS;
20591     }
20592
20593     if (Other.getNode() && Other->getNumOperands() == 2 &&
20594         DAG.isEqualTo(Other->getOperand(0), Cond.getOperand(0))) {
20595       SDValue OpLHS = Other->getOperand(0), OpRHS = Other->getOperand(1);
20596       SDValue CondRHS = Cond->getOperand(1);
20597
20598       // Look for a general sub with unsigned saturation first.
20599       // x >= y ? x-y : 0 --> subus x, y
20600       // x >  y ? x-y : 0 --> subus x, y
20601       if ((CC == ISD::SETUGE || CC == ISD::SETUGT) &&
20602           Other->getOpcode() == ISD::SUB && DAG.isEqualTo(OpRHS, CondRHS))
20603         return DAG.getNode(X86ISD::SUBUS, DL, VT, OpLHS, OpRHS);
20604
20605       if (auto *OpRHSBV = dyn_cast<BuildVectorSDNode>(OpRHS))
20606         if (auto *OpRHSConst = OpRHSBV->getConstantSplatNode()) {
20607           if (auto *CondRHSBV = dyn_cast<BuildVectorSDNode>(CondRHS))
20608             if (auto *CondRHSConst = CondRHSBV->getConstantSplatNode())
20609               // If the RHS is a constant we have to reverse the const
20610               // canonicalization.
20611               // x > C-1 ? x+-C : 0 --> subus x, C
20612               if (CC == ISD::SETUGT && Other->getOpcode() == ISD::ADD &&
20613                   CondRHSConst->getAPIntValue() ==
20614                       (-OpRHSConst->getAPIntValue() - 1))
20615                 return DAG.getNode(
20616                     X86ISD::SUBUS, DL, VT, OpLHS,
20617                     DAG.getConstant(-OpRHSConst->getAPIntValue(), VT));
20618
20619           // Another special case: If C was a sign bit, the sub has been
20620           // canonicalized into a xor.
20621           // FIXME: Would it be better to use computeKnownBits to determine
20622           //        whether it's safe to decanonicalize the xor?
20623           // x s< 0 ? x^C : 0 --> subus x, C
20624           if (CC == ISD::SETLT && Other->getOpcode() == ISD::XOR &&
20625               ISD::isBuildVectorAllZeros(CondRHS.getNode()) &&
20626               OpRHSConst->getAPIntValue().isSignBit())
20627             // Note that we have to rebuild the RHS constant here to ensure we
20628             // don't rely on particular values of undef lanes.
20629             return DAG.getNode(
20630                 X86ISD::SUBUS, DL, VT, OpLHS,
20631                 DAG.getConstant(OpRHSConst->getAPIntValue(), VT));
20632         }
20633     }
20634   }
20635
20636   // Try to match a min/max vector operation.
20637   if (N->getOpcode() == ISD::VSELECT && Cond.getOpcode() == ISD::SETCC) {
20638     std::pair<unsigned, bool> ret = matchIntegerMINMAX(Cond, VT, LHS, RHS, DAG, Subtarget);
20639     unsigned Opc = ret.first;
20640     bool NeedSplit = ret.second;
20641
20642     if (Opc && NeedSplit) {
20643       unsigned NumElems = VT.getVectorNumElements();
20644       // Extract the LHS vectors
20645       SDValue LHS1 = Extract128BitVector(LHS, 0, DAG, DL);
20646       SDValue LHS2 = Extract128BitVector(LHS, NumElems/2, DAG, DL);
20647
20648       // Extract the RHS vectors
20649       SDValue RHS1 = Extract128BitVector(RHS, 0, DAG, DL);
20650       SDValue RHS2 = Extract128BitVector(RHS, NumElems/2, DAG, DL);
20651
20652       // Create min/max for each subvector
20653       LHS = DAG.getNode(Opc, DL, LHS1.getValueType(), LHS1, RHS1);
20654       RHS = DAG.getNode(Opc, DL, LHS2.getValueType(), LHS2, RHS2);
20655
20656       // Merge the result
20657       return DAG.getNode(ISD::CONCAT_VECTORS, DL, VT, LHS, RHS);
20658     } else if (Opc)
20659       return DAG.getNode(Opc, DL, VT, LHS, RHS);
20660   }
20661
20662   // Simplify vector selection if the selector will be produced by CMPP*/PCMP*.
20663   if (N->getOpcode() == ISD::VSELECT && Cond.getOpcode() == ISD::SETCC &&
20664       // Check if SETCC has already been promoted
20665       TLI.getSetCCResultType(*DAG.getContext(), VT) == CondVT &&
20666       // Check that condition value type matches vselect operand type
20667       CondVT == VT) { 
20668
20669     assert(Cond.getValueType().isVector() &&
20670            "vector select expects a vector selector!");
20671
20672     bool TValIsAllOnes = ISD::isBuildVectorAllOnes(LHS.getNode());
20673     bool FValIsAllZeros = ISD::isBuildVectorAllZeros(RHS.getNode());
20674
20675     if (!TValIsAllOnes && !FValIsAllZeros) {
20676       // Try invert the condition if true value is not all 1s and false value
20677       // is not all 0s.
20678       bool TValIsAllZeros = ISD::isBuildVectorAllZeros(LHS.getNode());
20679       bool FValIsAllOnes = ISD::isBuildVectorAllOnes(RHS.getNode());
20680
20681       if (TValIsAllZeros || FValIsAllOnes) {
20682         SDValue CC = Cond.getOperand(2);
20683         ISD::CondCode NewCC =
20684           ISD::getSetCCInverse(cast<CondCodeSDNode>(CC)->get(),
20685                                Cond.getOperand(0).getValueType().isInteger());
20686         Cond = DAG.getSetCC(DL, CondVT, Cond.getOperand(0), Cond.getOperand(1), NewCC);
20687         std::swap(LHS, RHS);
20688         TValIsAllOnes = FValIsAllOnes;
20689         FValIsAllZeros = TValIsAllZeros;
20690       }
20691     }
20692
20693     if (TValIsAllOnes || FValIsAllZeros) {
20694       SDValue Ret;
20695
20696       if (TValIsAllOnes && FValIsAllZeros)
20697         Ret = Cond;
20698       else if (TValIsAllOnes)
20699         Ret = DAG.getNode(ISD::OR, DL, CondVT, Cond,
20700                           DAG.getNode(ISD::BITCAST, DL, CondVT, RHS));
20701       else if (FValIsAllZeros)
20702         Ret = DAG.getNode(ISD::AND, DL, CondVT, Cond,
20703                           DAG.getNode(ISD::BITCAST, DL, CondVT, LHS));
20704
20705       return DAG.getNode(ISD::BITCAST, DL, VT, Ret);
20706     }
20707   }
20708
20709   // Try to fold this VSELECT into a MOVSS/MOVSD
20710   if (N->getOpcode() == ISD::VSELECT &&
20711       Cond.getOpcode() == ISD::BUILD_VECTOR && !DCI.isBeforeLegalize()) {
20712     if (VT == MVT::v4i32 || VT == MVT::v4f32 ||
20713         (Subtarget->hasSSE2() && (VT == MVT::v2i64 || VT == MVT::v2f64))) {
20714       bool CanFold = false;
20715       unsigned NumElems = Cond.getNumOperands();
20716       SDValue A = LHS;
20717       SDValue B = RHS;
20718       
20719       if (isZero(Cond.getOperand(0))) {
20720         CanFold = true;
20721
20722         // fold (vselect <0,-1,-1,-1>, A, B) -> (movss A, B)
20723         // fold (vselect <0,-1> -> (movsd A, B)
20724         for (unsigned i = 1, e = NumElems; i != e && CanFold; ++i)
20725           CanFold = isAllOnes(Cond.getOperand(i));
20726       } else if (isAllOnes(Cond.getOperand(0))) {
20727         CanFold = true;
20728         std::swap(A, B);
20729
20730         // fold (vselect <-1,0,0,0>, A, B) -> (movss B, A)
20731         // fold (vselect <-1,0> -> (movsd B, A)
20732         for (unsigned i = 1, e = NumElems; i != e && CanFold; ++i)
20733           CanFold = isZero(Cond.getOperand(i));
20734       }
20735
20736       if (CanFold) {
20737         if (VT == MVT::v4i32 || VT == MVT::v4f32)
20738           return getTargetShuffleNode(X86ISD::MOVSS, DL, VT, A, B, DAG);
20739         return getTargetShuffleNode(X86ISD::MOVSD, DL, VT, A, B, DAG);
20740       }
20741
20742       if (Subtarget->hasSSE2() && (VT == MVT::v4i32 || VT == MVT::v4f32)) {
20743         // fold (v4i32: vselect <0,0,-1,-1>, A, B) ->
20744         //      (v4i32 (bitcast (movsd (v2i64 (bitcast A)),
20745         //                             (v2i64 (bitcast B)))))
20746         //
20747         // fold (v4f32: vselect <0,0,-1,-1>, A, B) ->
20748         //      (v4f32 (bitcast (movsd (v2f64 (bitcast A)),
20749         //                             (v2f64 (bitcast B)))))
20750         //
20751         // fold (v4i32: vselect <-1,-1,0,0>, A, B) ->
20752         //      (v4i32 (bitcast (movsd (v2i64 (bitcast B)),
20753         //                             (v2i64 (bitcast A)))))
20754         //
20755         // fold (v4f32: vselect <-1,-1,0,0>, A, B) ->
20756         //      (v4f32 (bitcast (movsd (v2f64 (bitcast B)),
20757         //                             (v2f64 (bitcast A)))))
20758
20759         CanFold = (isZero(Cond.getOperand(0)) &&
20760                    isZero(Cond.getOperand(1)) &&
20761                    isAllOnes(Cond.getOperand(2)) &&
20762                    isAllOnes(Cond.getOperand(3)));
20763
20764         if (!CanFold && isAllOnes(Cond.getOperand(0)) &&
20765             isAllOnes(Cond.getOperand(1)) &&
20766             isZero(Cond.getOperand(2)) &&
20767             isZero(Cond.getOperand(3))) {
20768           CanFold = true;
20769           std::swap(LHS, RHS);
20770         }
20771
20772         if (CanFold) {
20773           EVT NVT = (VT == MVT::v4i32) ? MVT::v2i64 : MVT::v2f64;
20774           SDValue NewA = DAG.getNode(ISD::BITCAST, DL, NVT, LHS);
20775           SDValue NewB = DAG.getNode(ISD::BITCAST, DL, NVT, RHS);
20776           SDValue Select = getTargetShuffleNode(X86ISD::MOVSD, DL, NVT, NewA,
20777                                                 NewB, DAG);
20778           return DAG.getNode(ISD::BITCAST, DL, VT, Select);
20779         }
20780       }
20781     }
20782   }
20783
20784   // If we know that this node is legal then we know that it is going to be
20785   // matched by one of the SSE/AVX BLEND instructions. These instructions only
20786   // depend on the highest bit in each word. Try to use SimplifyDemandedBits
20787   // to simplify previous instructions.
20788   if (N->getOpcode() == ISD::VSELECT && DCI.isBeforeLegalizeOps() &&
20789       !DCI.isBeforeLegalize() &&
20790       // We explicitly check against v8i16 and v16i16 because, although
20791       // they're marked as Custom, they might only be legal when Cond is a
20792       // build_vector of constants. This will be taken care in a later
20793       // condition.
20794       (TLI.isOperationLegalOrCustom(ISD::VSELECT, VT) && VT != MVT::v16i16 &&
20795        VT != MVT::v8i16)) {
20796     unsigned BitWidth = Cond.getValueType().getScalarType().getSizeInBits();
20797
20798     // Don't optimize vector selects that map to mask-registers.
20799     if (BitWidth == 1)
20800       return SDValue();
20801
20802     // Check all uses of that condition operand to check whether it will be
20803     // consumed by non-BLEND instructions, which may depend on all bits are set
20804     // properly.
20805     for (SDNode::use_iterator I = Cond->use_begin(),
20806                               E = Cond->use_end(); I != E; ++I)
20807       if (I->getOpcode() != ISD::VSELECT)
20808         // TODO: Add other opcodes eventually lowered into BLEND.
20809         return SDValue();
20810
20811     assert(BitWidth >= 8 && BitWidth <= 64 && "Invalid mask size");
20812     APInt DemandedMask = APInt::getHighBitsSet(BitWidth, 1);
20813
20814     APInt KnownZero, KnownOne;
20815     TargetLowering::TargetLoweringOpt TLO(DAG, DCI.isBeforeLegalize(),
20816                                           DCI.isBeforeLegalizeOps());
20817     if (TLO.ShrinkDemandedConstant(Cond, DemandedMask) ||
20818         TLI.SimplifyDemandedBits(Cond, DemandedMask, KnownZero, KnownOne, TLO))
20819       DCI.CommitTargetLoweringOpt(TLO);
20820   }
20821
20822   // We should generate an X86ISD::BLENDI from a vselect if its argument
20823   // is a sign_extend_inreg of an any_extend of a BUILD_VECTOR of
20824   // constants. This specific pattern gets generated when we split a
20825   // selector for a 512 bit vector in a machine without AVX512 (but with
20826   // 256-bit vectors), during legalization:
20827   //
20828   // (vselect (sign_extend (any_extend (BUILD_VECTOR)) i1) LHS RHS)
20829   //
20830   // Iff we find this pattern and the build_vectors are built from
20831   // constants, we translate the vselect into a shuffle_vector that we
20832   // know will be matched by LowerVECTOR_SHUFFLEtoBlend.
20833   if (N->getOpcode() == ISD::VSELECT && !DCI.isBeforeLegalize()) {
20834     SDValue Shuffle = TransformVSELECTtoBlendVECTOR_SHUFFLE(N, DAG, Subtarget);
20835     if (Shuffle.getNode())
20836       return Shuffle;
20837   }
20838
20839   return SDValue();
20840 }
20841
20842 // Check whether a boolean test is testing a boolean value generated by
20843 // X86ISD::SETCC. If so, return the operand of that SETCC and proper condition
20844 // code.
20845 //
20846 // Simplify the following patterns:
20847 // (Op (CMP (SETCC Cond EFLAGS) 1) EQ) or
20848 // (Op (CMP (SETCC Cond EFLAGS) 0) NEQ)
20849 // to (Op EFLAGS Cond)
20850 //
20851 // (Op (CMP (SETCC Cond EFLAGS) 0) EQ) or
20852 // (Op (CMP (SETCC Cond EFLAGS) 1) NEQ)
20853 // to (Op EFLAGS !Cond)
20854 //
20855 // where Op could be BRCOND or CMOV.
20856 //
20857 static SDValue checkBoolTestSetCCCombine(SDValue Cmp, X86::CondCode &CC) {
20858   // Quit if not CMP and SUB with its value result used.
20859   if (Cmp.getOpcode() != X86ISD::CMP &&
20860       (Cmp.getOpcode() != X86ISD::SUB || Cmp.getNode()->hasAnyUseOfValue(0)))
20861       return SDValue();
20862
20863   // Quit if not used as a boolean value.
20864   if (CC != X86::COND_E && CC != X86::COND_NE)
20865     return SDValue();
20866
20867   // Check CMP operands. One of them should be 0 or 1 and the other should be
20868   // an SetCC or extended from it.
20869   SDValue Op1 = Cmp.getOperand(0);
20870   SDValue Op2 = Cmp.getOperand(1);
20871
20872   SDValue SetCC;
20873   const ConstantSDNode* C = nullptr;
20874   bool needOppositeCond = (CC == X86::COND_E);
20875   bool checkAgainstTrue = false; // Is it a comparison against 1?
20876
20877   if ((C = dyn_cast<ConstantSDNode>(Op1)))
20878     SetCC = Op2;
20879   else if ((C = dyn_cast<ConstantSDNode>(Op2)))
20880     SetCC = Op1;
20881   else // Quit if all operands are not constants.
20882     return SDValue();
20883
20884   if (C->getZExtValue() == 1) {
20885     needOppositeCond = !needOppositeCond;
20886     checkAgainstTrue = true;
20887   } else if (C->getZExtValue() != 0)
20888     // Quit if the constant is neither 0 or 1.
20889     return SDValue();
20890
20891   bool truncatedToBoolWithAnd = false;
20892   // Skip (zext $x), (trunc $x), or (and $x, 1) node.
20893   while (SetCC.getOpcode() == ISD::ZERO_EXTEND ||
20894          SetCC.getOpcode() == ISD::TRUNCATE ||
20895          SetCC.getOpcode() == ISD::AND) {
20896     if (SetCC.getOpcode() == ISD::AND) {
20897       int OpIdx = -1;
20898       ConstantSDNode *CS;
20899       if ((CS = dyn_cast<ConstantSDNode>(SetCC.getOperand(0))) &&
20900           CS->getZExtValue() == 1)
20901         OpIdx = 1;
20902       if ((CS = dyn_cast<ConstantSDNode>(SetCC.getOperand(1))) &&
20903           CS->getZExtValue() == 1)
20904         OpIdx = 0;
20905       if (OpIdx == -1)
20906         break;
20907       SetCC = SetCC.getOperand(OpIdx);
20908       truncatedToBoolWithAnd = true;
20909     } else
20910       SetCC = SetCC.getOperand(0);
20911   }
20912
20913   switch (SetCC.getOpcode()) {
20914   case X86ISD::SETCC_CARRY:
20915     // Since SETCC_CARRY gives output based on R = CF ? ~0 : 0, it's unsafe to
20916     // simplify it if the result of SETCC_CARRY is not canonicalized to 0 or 1,
20917     // i.e. it's a comparison against true but the result of SETCC_CARRY is not
20918     // truncated to i1 using 'and'.
20919     if (checkAgainstTrue && !truncatedToBoolWithAnd)
20920       break;
20921     assert(X86::CondCode(SetCC.getConstantOperandVal(0)) == X86::COND_B &&
20922            "Invalid use of SETCC_CARRY!");
20923     // FALL THROUGH
20924   case X86ISD::SETCC:
20925     // Set the condition code or opposite one if necessary.
20926     CC = X86::CondCode(SetCC.getConstantOperandVal(0));
20927     if (needOppositeCond)
20928       CC = X86::GetOppositeBranchCondition(CC);
20929     return SetCC.getOperand(1);
20930   case X86ISD::CMOV: {
20931     // Check whether false/true value has canonical one, i.e. 0 or 1.
20932     ConstantSDNode *FVal = dyn_cast<ConstantSDNode>(SetCC.getOperand(0));
20933     ConstantSDNode *TVal = dyn_cast<ConstantSDNode>(SetCC.getOperand(1));
20934     // Quit if true value is not a constant.
20935     if (!TVal)
20936       return SDValue();
20937     // Quit if false value is not a constant.
20938     if (!FVal) {
20939       SDValue Op = SetCC.getOperand(0);
20940       // Skip 'zext' or 'trunc' node.
20941       if (Op.getOpcode() == ISD::ZERO_EXTEND ||
20942           Op.getOpcode() == ISD::TRUNCATE)
20943         Op = Op.getOperand(0);
20944       // A special case for rdrand/rdseed, where 0 is set if false cond is
20945       // found.
20946       if ((Op.getOpcode() != X86ISD::RDRAND &&
20947            Op.getOpcode() != X86ISD::RDSEED) || Op.getResNo() != 0)
20948         return SDValue();
20949     }
20950     // Quit if false value is not the constant 0 or 1.
20951     bool FValIsFalse = true;
20952     if (FVal && FVal->getZExtValue() != 0) {
20953       if (FVal->getZExtValue() != 1)
20954         return SDValue();
20955       // If FVal is 1, opposite cond is needed.
20956       needOppositeCond = !needOppositeCond;
20957       FValIsFalse = false;
20958     }
20959     // Quit if TVal is not the constant opposite of FVal.
20960     if (FValIsFalse && TVal->getZExtValue() != 1)
20961       return SDValue();
20962     if (!FValIsFalse && TVal->getZExtValue() != 0)
20963       return SDValue();
20964     CC = X86::CondCode(SetCC.getConstantOperandVal(2));
20965     if (needOppositeCond)
20966       CC = X86::GetOppositeBranchCondition(CC);
20967     return SetCC.getOperand(3);
20968   }
20969   }
20970
20971   return SDValue();
20972 }
20973
20974 /// Optimize X86ISD::CMOV [LHS, RHS, CONDCODE (e.g. X86::COND_NE), CONDVAL]
20975 static SDValue PerformCMOVCombine(SDNode *N, SelectionDAG &DAG,
20976                                   TargetLowering::DAGCombinerInfo &DCI,
20977                                   const X86Subtarget *Subtarget) {
20978   SDLoc DL(N);
20979
20980   // If the flag operand isn't dead, don't touch this CMOV.
20981   if (N->getNumValues() == 2 && !SDValue(N, 1).use_empty())
20982     return SDValue();
20983
20984   SDValue FalseOp = N->getOperand(0);
20985   SDValue TrueOp = N->getOperand(1);
20986   X86::CondCode CC = (X86::CondCode)N->getConstantOperandVal(2);
20987   SDValue Cond = N->getOperand(3);
20988
20989   if (CC == X86::COND_E || CC == X86::COND_NE) {
20990     switch (Cond.getOpcode()) {
20991     default: break;
20992     case X86ISD::BSR:
20993     case X86ISD::BSF:
20994       // If operand of BSR / BSF are proven never zero, then ZF cannot be set.
20995       if (DAG.isKnownNeverZero(Cond.getOperand(0)))
20996         return (CC == X86::COND_E) ? FalseOp : TrueOp;
20997     }
20998   }
20999
21000   SDValue Flags;
21001
21002   Flags = checkBoolTestSetCCCombine(Cond, CC);
21003   if (Flags.getNode() &&
21004       // Extra check as FCMOV only supports a subset of X86 cond.
21005       (FalseOp.getValueType() != MVT::f80 || hasFPCMov(CC))) {
21006     SDValue Ops[] = { FalseOp, TrueOp,
21007                       DAG.getConstant(CC, MVT::i8), Flags };
21008     return DAG.getNode(X86ISD::CMOV, DL, N->getVTList(), Ops);
21009   }
21010
21011   // If this is a select between two integer constants, try to do some
21012   // optimizations.  Note that the operands are ordered the opposite of SELECT
21013   // operands.
21014   if (ConstantSDNode *TrueC = dyn_cast<ConstantSDNode>(TrueOp)) {
21015     if (ConstantSDNode *FalseC = dyn_cast<ConstantSDNode>(FalseOp)) {
21016       // Canonicalize the TrueC/FalseC values so that TrueC (the true value) is
21017       // larger than FalseC (the false value).
21018       if (TrueC->getAPIntValue().ult(FalseC->getAPIntValue())) {
21019         CC = X86::GetOppositeBranchCondition(CC);
21020         std::swap(TrueC, FalseC);
21021         std::swap(TrueOp, FalseOp);
21022       }
21023
21024       // Optimize C ? 8 : 0 -> zext(setcc(C)) << 3.  Likewise for any pow2/0.
21025       // This is efficient for any integer data type (including i8/i16) and
21026       // shift amount.
21027       if (FalseC->getAPIntValue() == 0 && TrueC->getAPIntValue().isPowerOf2()) {
21028         Cond = DAG.getNode(X86ISD::SETCC, DL, MVT::i8,
21029                            DAG.getConstant(CC, MVT::i8), Cond);
21030
21031         // Zero extend the condition if needed.
21032         Cond = DAG.getNode(ISD::ZERO_EXTEND, DL, TrueC->getValueType(0), Cond);
21033
21034         unsigned ShAmt = TrueC->getAPIntValue().logBase2();
21035         Cond = DAG.getNode(ISD::SHL, DL, Cond.getValueType(), Cond,
21036                            DAG.getConstant(ShAmt, MVT::i8));
21037         if (N->getNumValues() == 2)  // Dead flag value?
21038           return DCI.CombineTo(N, Cond, SDValue());
21039         return Cond;
21040       }
21041
21042       // Optimize Cond ? cst+1 : cst -> zext(setcc(C)+cst.  This is efficient
21043       // for any integer data type, including i8/i16.
21044       if (FalseC->getAPIntValue()+1 == TrueC->getAPIntValue()) {
21045         Cond = DAG.getNode(X86ISD::SETCC, DL, MVT::i8,
21046                            DAG.getConstant(CC, MVT::i8), Cond);
21047
21048         // Zero extend the condition if needed.
21049         Cond = DAG.getNode(ISD::ZERO_EXTEND, DL,
21050                            FalseC->getValueType(0), Cond);
21051         Cond = DAG.getNode(ISD::ADD, DL, Cond.getValueType(), Cond,
21052                            SDValue(FalseC, 0));
21053
21054         if (N->getNumValues() == 2)  // Dead flag value?
21055           return DCI.CombineTo(N, Cond, SDValue());
21056         return Cond;
21057       }
21058
21059       // Optimize cases that will turn into an LEA instruction.  This requires
21060       // an i32 or i64 and an efficient multiplier (1, 2, 3, 4, 5, 8, 9).
21061       if (N->getValueType(0) == MVT::i32 || N->getValueType(0) == MVT::i64) {
21062         uint64_t Diff = TrueC->getZExtValue()-FalseC->getZExtValue();
21063         if (N->getValueType(0) == MVT::i32) Diff = (unsigned)Diff;
21064
21065         bool isFastMultiplier = false;
21066         if (Diff < 10) {
21067           switch ((unsigned char)Diff) {
21068           default: break;
21069           case 1:  // result = add base, cond
21070           case 2:  // result = lea base(    , cond*2)
21071           case 3:  // result = lea base(cond, cond*2)
21072           case 4:  // result = lea base(    , cond*4)
21073           case 5:  // result = lea base(cond, cond*4)
21074           case 8:  // result = lea base(    , cond*8)
21075           case 9:  // result = lea base(cond, cond*8)
21076             isFastMultiplier = true;
21077             break;
21078           }
21079         }
21080
21081         if (isFastMultiplier) {
21082           APInt Diff = TrueC->getAPIntValue()-FalseC->getAPIntValue();
21083           Cond = DAG.getNode(X86ISD::SETCC, DL, MVT::i8,
21084                              DAG.getConstant(CC, MVT::i8), Cond);
21085           // Zero extend the condition if needed.
21086           Cond = DAG.getNode(ISD::ZERO_EXTEND, DL, FalseC->getValueType(0),
21087                              Cond);
21088           // Scale the condition by the difference.
21089           if (Diff != 1)
21090             Cond = DAG.getNode(ISD::MUL, DL, Cond.getValueType(), Cond,
21091                                DAG.getConstant(Diff, Cond.getValueType()));
21092
21093           // Add the base if non-zero.
21094           if (FalseC->getAPIntValue() != 0)
21095             Cond = DAG.getNode(ISD::ADD, DL, Cond.getValueType(), Cond,
21096                                SDValue(FalseC, 0));
21097           if (N->getNumValues() == 2)  // Dead flag value?
21098             return DCI.CombineTo(N, Cond, SDValue());
21099           return Cond;
21100         }
21101       }
21102     }
21103   }
21104
21105   // Handle these cases:
21106   //   (select (x != c), e, c) -> select (x != c), e, x),
21107   //   (select (x == c), c, e) -> select (x == c), x, e)
21108   // where the c is an integer constant, and the "select" is the combination
21109   // of CMOV and CMP.
21110   //
21111   // The rationale for this change is that the conditional-move from a constant
21112   // needs two instructions, however, conditional-move from a register needs
21113   // only one instruction.
21114   //
21115   // CAVEAT: By replacing a constant with a symbolic value, it may obscure
21116   //  some instruction-combining opportunities. This opt needs to be
21117   //  postponed as late as possible.
21118   //
21119   if (!DCI.isBeforeLegalize() && !DCI.isBeforeLegalizeOps()) {
21120     // the DCI.xxxx conditions are provided to postpone the optimization as
21121     // late as possible.
21122
21123     ConstantSDNode *CmpAgainst = nullptr;
21124     if ((Cond.getOpcode() == X86ISD::CMP || Cond.getOpcode() == X86ISD::SUB) &&
21125         (CmpAgainst = dyn_cast<ConstantSDNode>(Cond.getOperand(1))) &&
21126         !isa<ConstantSDNode>(Cond.getOperand(0))) {
21127
21128       if (CC == X86::COND_NE &&
21129           CmpAgainst == dyn_cast<ConstantSDNode>(FalseOp)) {
21130         CC = X86::GetOppositeBranchCondition(CC);
21131         std::swap(TrueOp, FalseOp);
21132       }
21133
21134       if (CC == X86::COND_E &&
21135           CmpAgainst == dyn_cast<ConstantSDNode>(TrueOp)) {
21136         SDValue Ops[] = { FalseOp, Cond.getOperand(0),
21137                           DAG.getConstant(CC, MVT::i8), Cond };
21138         return DAG.getNode(X86ISD::CMOV, DL, N->getVTList (), Ops);
21139       }
21140     }
21141   }
21142
21143   return SDValue();
21144 }
21145
21146 static SDValue PerformINTRINSIC_WO_CHAINCombine(SDNode *N, SelectionDAG &DAG,
21147                                                 const X86Subtarget *Subtarget) {
21148   unsigned IntNo = cast<ConstantSDNode>(N->getOperand(0))->getZExtValue();
21149   switch (IntNo) {
21150   default: return SDValue();
21151   // SSE/AVX/AVX2 blend intrinsics.
21152   case Intrinsic::x86_avx2_pblendvb:
21153   case Intrinsic::x86_avx2_pblendw:
21154   case Intrinsic::x86_avx2_pblendd_128:
21155   case Intrinsic::x86_avx2_pblendd_256:
21156     // Don't try to simplify this intrinsic if we don't have AVX2.
21157     if (!Subtarget->hasAVX2())
21158       return SDValue();
21159     // FALL-THROUGH
21160   case Intrinsic::x86_avx_blend_pd_256:
21161   case Intrinsic::x86_avx_blend_ps_256:
21162   case Intrinsic::x86_avx_blendv_pd_256:
21163   case Intrinsic::x86_avx_blendv_ps_256:
21164     // Don't try to simplify this intrinsic if we don't have AVX.
21165     if (!Subtarget->hasAVX())
21166       return SDValue();
21167     // FALL-THROUGH
21168   case Intrinsic::x86_sse41_pblendw:
21169   case Intrinsic::x86_sse41_blendpd:
21170   case Intrinsic::x86_sse41_blendps:
21171   case Intrinsic::x86_sse41_blendvps:
21172   case Intrinsic::x86_sse41_blendvpd:
21173   case Intrinsic::x86_sse41_pblendvb: {
21174     SDValue Op0 = N->getOperand(1);
21175     SDValue Op1 = N->getOperand(2);
21176     SDValue Mask = N->getOperand(3);
21177
21178     // Don't try to simplify this intrinsic if we don't have SSE4.1.
21179     if (!Subtarget->hasSSE41())
21180       return SDValue();
21181
21182     // fold (blend A, A, Mask) -> A
21183     if (Op0 == Op1)
21184       return Op0;
21185     // fold (blend A, B, allZeros) -> A
21186     if (ISD::isBuildVectorAllZeros(Mask.getNode()))
21187       return Op0;
21188     // fold (blend A, B, allOnes) -> B
21189     if (ISD::isBuildVectorAllOnes(Mask.getNode()))
21190       return Op1;
21191     
21192     // Simplify the case where the mask is a constant i32 value.
21193     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Mask)) {
21194       if (C->isNullValue())
21195         return Op0;
21196       if (C->isAllOnesValue())
21197         return Op1;
21198     }
21199
21200     return SDValue();
21201   }
21202
21203   // Packed SSE2/AVX2 arithmetic shift immediate intrinsics.
21204   case Intrinsic::x86_sse2_psrai_w:
21205   case Intrinsic::x86_sse2_psrai_d:
21206   case Intrinsic::x86_avx2_psrai_w:
21207   case Intrinsic::x86_avx2_psrai_d:
21208   case Intrinsic::x86_sse2_psra_w:
21209   case Intrinsic::x86_sse2_psra_d:
21210   case Intrinsic::x86_avx2_psra_w:
21211   case Intrinsic::x86_avx2_psra_d: {
21212     SDValue Op0 = N->getOperand(1);
21213     SDValue Op1 = N->getOperand(2);
21214     EVT VT = Op0.getValueType();
21215     assert(VT.isVector() && "Expected a vector type!");
21216
21217     if (isa<BuildVectorSDNode>(Op1))
21218       Op1 = Op1.getOperand(0);
21219
21220     if (!isa<ConstantSDNode>(Op1))
21221       return SDValue();
21222
21223     EVT SVT = VT.getVectorElementType();
21224     unsigned SVTBits = SVT.getSizeInBits();
21225
21226     ConstantSDNode *CND = cast<ConstantSDNode>(Op1);
21227     const APInt &C = APInt(SVTBits, CND->getAPIntValue().getZExtValue());
21228     uint64_t ShAmt = C.getZExtValue();
21229
21230     // Don't try to convert this shift into a ISD::SRA if the shift
21231     // count is bigger than or equal to the element size.
21232     if (ShAmt >= SVTBits)
21233       return SDValue();
21234
21235     // Trivial case: if the shift count is zero, then fold this
21236     // into the first operand.
21237     if (ShAmt == 0)
21238       return Op0;
21239
21240     // Replace this packed shift intrinsic with a target independent
21241     // shift dag node.
21242     SDValue Splat = DAG.getConstant(C, VT);
21243     return DAG.getNode(ISD::SRA, SDLoc(N), VT, Op0, Splat);
21244   }
21245   }
21246 }
21247
21248 /// PerformMulCombine - Optimize a single multiply with constant into two
21249 /// in order to implement it with two cheaper instructions, e.g.
21250 /// LEA + SHL, LEA + LEA.
21251 static SDValue PerformMulCombine(SDNode *N, SelectionDAG &DAG,
21252                                  TargetLowering::DAGCombinerInfo &DCI) {
21253   if (DCI.isBeforeLegalize() || DCI.isCalledByLegalizer())
21254     return SDValue();
21255
21256   EVT VT = N->getValueType(0);
21257   if (VT != MVT::i64)
21258     return SDValue();
21259
21260   ConstantSDNode *C = dyn_cast<ConstantSDNode>(N->getOperand(1));
21261   if (!C)
21262     return SDValue();
21263   uint64_t MulAmt = C->getZExtValue();
21264   if (isPowerOf2_64(MulAmt) || MulAmt == 3 || MulAmt == 5 || MulAmt == 9)
21265     return SDValue();
21266
21267   uint64_t MulAmt1 = 0;
21268   uint64_t MulAmt2 = 0;
21269   if ((MulAmt % 9) == 0) {
21270     MulAmt1 = 9;
21271     MulAmt2 = MulAmt / 9;
21272   } else if ((MulAmt % 5) == 0) {
21273     MulAmt1 = 5;
21274     MulAmt2 = MulAmt / 5;
21275   } else if ((MulAmt % 3) == 0) {
21276     MulAmt1 = 3;
21277     MulAmt2 = MulAmt / 3;
21278   }
21279   if (MulAmt2 &&
21280       (isPowerOf2_64(MulAmt2) || MulAmt2 == 3 || MulAmt2 == 5 || MulAmt2 == 9)){
21281     SDLoc DL(N);
21282
21283     if (isPowerOf2_64(MulAmt2) &&
21284         !(N->hasOneUse() && N->use_begin()->getOpcode() == ISD::ADD))
21285       // If second multiplifer is pow2, issue it first. We want the multiply by
21286       // 3, 5, or 9 to be folded into the addressing mode unless the lone use
21287       // is an add.
21288       std::swap(MulAmt1, MulAmt2);
21289
21290     SDValue NewMul;
21291     if (isPowerOf2_64(MulAmt1))
21292       NewMul = DAG.getNode(ISD::SHL, DL, VT, N->getOperand(0),
21293                            DAG.getConstant(Log2_64(MulAmt1), MVT::i8));
21294     else
21295       NewMul = DAG.getNode(X86ISD::MUL_IMM, DL, VT, N->getOperand(0),
21296                            DAG.getConstant(MulAmt1, VT));
21297
21298     if (isPowerOf2_64(MulAmt2))
21299       NewMul = DAG.getNode(ISD::SHL, DL, VT, NewMul,
21300                            DAG.getConstant(Log2_64(MulAmt2), MVT::i8));
21301     else
21302       NewMul = DAG.getNode(X86ISD::MUL_IMM, DL, VT, NewMul,
21303                            DAG.getConstant(MulAmt2, VT));
21304
21305     // Do not add new nodes to DAG combiner worklist.
21306     DCI.CombineTo(N, NewMul, false);
21307   }
21308   return SDValue();
21309 }
21310
21311 static SDValue PerformSHLCombine(SDNode *N, SelectionDAG &DAG) {
21312   SDValue N0 = N->getOperand(0);
21313   SDValue N1 = N->getOperand(1);
21314   ConstantSDNode *N1C = dyn_cast<ConstantSDNode>(N1);
21315   EVT VT = N0.getValueType();
21316
21317   // fold (shl (and (setcc_c), c1), c2) -> (and setcc_c, (c1 << c2))
21318   // since the result of setcc_c is all zero's or all ones.
21319   if (VT.isInteger() && !VT.isVector() &&
21320       N1C && N0.getOpcode() == ISD::AND &&
21321       N0.getOperand(1).getOpcode() == ISD::Constant) {
21322     SDValue N00 = N0.getOperand(0);
21323     if (N00.getOpcode() == X86ISD::SETCC_CARRY ||
21324         ((N00.getOpcode() == ISD::ANY_EXTEND ||
21325           N00.getOpcode() == ISD::ZERO_EXTEND) &&
21326          N00.getOperand(0).getOpcode() == X86ISD::SETCC_CARRY)) {
21327       APInt Mask = cast<ConstantSDNode>(N0.getOperand(1))->getAPIntValue();
21328       APInt ShAmt = N1C->getAPIntValue();
21329       Mask = Mask.shl(ShAmt);
21330       if (Mask != 0)
21331         return DAG.getNode(ISD::AND, SDLoc(N), VT,
21332                            N00, DAG.getConstant(Mask, VT));
21333     }
21334   }
21335
21336   // Hardware support for vector shifts is sparse which makes us scalarize the
21337   // vector operations in many cases. Also, on sandybridge ADD is faster than
21338   // shl.
21339   // (shl V, 1) -> add V,V
21340   if (auto *N1BV = dyn_cast<BuildVectorSDNode>(N1))
21341     if (auto *N1SplatC = N1BV->getConstantSplatNode()) {
21342       assert(N0.getValueType().isVector() && "Invalid vector shift type");
21343       // We shift all of the values by one. In many cases we do not have
21344       // hardware support for this operation. This is better expressed as an ADD
21345       // of two values.
21346       if (N1SplatC->getZExtValue() == 1)
21347         return DAG.getNode(ISD::ADD, SDLoc(N), VT, N0, N0);
21348     }
21349
21350   return SDValue();
21351 }
21352
21353 /// \brief Returns a vector of 0s if the node in input is a vector logical
21354 /// shift by a constant amount which is known to be bigger than or equal
21355 /// to the vector element size in bits.
21356 static SDValue performShiftToAllZeros(SDNode *N, SelectionDAG &DAG,
21357                                       const X86Subtarget *Subtarget) {
21358   EVT VT = N->getValueType(0);
21359
21360   if (VT != MVT::v2i64 && VT != MVT::v4i32 && VT != MVT::v8i16 &&
21361       (!Subtarget->hasInt256() ||
21362        (VT != MVT::v4i64 && VT != MVT::v8i32 && VT != MVT::v16i16)))
21363     return SDValue();
21364
21365   SDValue Amt = N->getOperand(1);
21366   SDLoc DL(N);
21367   if (auto *AmtBV = dyn_cast<BuildVectorSDNode>(Amt))
21368     if (auto *AmtSplat = AmtBV->getConstantSplatNode()) {
21369       APInt ShiftAmt = AmtSplat->getAPIntValue();
21370       unsigned MaxAmount = VT.getVectorElementType().getSizeInBits();
21371
21372       // SSE2/AVX2 logical shifts always return a vector of 0s
21373       // if the shift amount is bigger than or equal to
21374       // the element size. The constant shift amount will be
21375       // encoded as a 8-bit immediate.
21376       if (ShiftAmt.trunc(8).uge(MaxAmount))
21377         return getZeroVector(VT, Subtarget, DAG, DL);
21378     }
21379
21380   return SDValue();
21381 }
21382
21383 /// PerformShiftCombine - Combine shifts.
21384 static SDValue PerformShiftCombine(SDNode* N, SelectionDAG &DAG,
21385                                    TargetLowering::DAGCombinerInfo &DCI,
21386                                    const X86Subtarget *Subtarget) {
21387   if (N->getOpcode() == ISD::SHL) {
21388     SDValue V = PerformSHLCombine(N, DAG);
21389     if (V.getNode()) return V;
21390   }
21391
21392   if (N->getOpcode() != ISD::SRA) {
21393     // Try to fold this logical shift into a zero vector.
21394     SDValue V = performShiftToAllZeros(N, DAG, Subtarget);
21395     if (V.getNode()) return V;
21396   }
21397
21398   return SDValue();
21399 }
21400
21401 // CMPEQCombine - Recognize the distinctive  (AND (setcc ...) (setcc ..))
21402 // where both setccs reference the same FP CMP, and rewrite for CMPEQSS
21403 // and friends.  Likewise for OR -> CMPNEQSS.
21404 static SDValue CMPEQCombine(SDNode *N, SelectionDAG &DAG,
21405                             TargetLowering::DAGCombinerInfo &DCI,
21406                             const X86Subtarget *Subtarget) {
21407   unsigned opcode;
21408
21409   // SSE1 supports CMP{eq|ne}SS, and SSE2 added CMP{eq|ne}SD, but
21410   // we're requiring SSE2 for both.
21411   if (Subtarget->hasSSE2() && isAndOrOfSetCCs(SDValue(N, 0U), opcode)) {
21412     SDValue N0 = N->getOperand(0);
21413     SDValue N1 = N->getOperand(1);
21414     SDValue CMP0 = N0->getOperand(1);
21415     SDValue CMP1 = N1->getOperand(1);
21416     SDLoc DL(N);
21417
21418     // The SETCCs should both refer to the same CMP.
21419     if (CMP0.getOpcode() != X86ISD::CMP || CMP0 != CMP1)
21420       return SDValue();
21421
21422     SDValue CMP00 = CMP0->getOperand(0);
21423     SDValue CMP01 = CMP0->getOperand(1);
21424     EVT     VT    = CMP00.getValueType();
21425
21426     if (VT == MVT::f32 || VT == MVT::f64) {
21427       bool ExpectingFlags = false;
21428       // Check for any users that want flags:
21429       for (SDNode::use_iterator UI = N->use_begin(), UE = N->use_end();
21430            !ExpectingFlags && UI != UE; ++UI)
21431         switch (UI->getOpcode()) {
21432         default:
21433         case ISD::BR_CC:
21434         case ISD::BRCOND:
21435         case ISD::SELECT:
21436           ExpectingFlags = true;
21437           break;
21438         case ISD::CopyToReg:
21439         case ISD::SIGN_EXTEND:
21440         case ISD::ZERO_EXTEND:
21441         case ISD::ANY_EXTEND:
21442           break;
21443         }
21444
21445       if (!ExpectingFlags) {
21446         enum X86::CondCode cc0 = (enum X86::CondCode)N0.getConstantOperandVal(0);
21447         enum X86::CondCode cc1 = (enum X86::CondCode)N1.getConstantOperandVal(0);
21448
21449         if (cc1 == X86::COND_E || cc1 == X86::COND_NE) {
21450           X86::CondCode tmp = cc0;
21451           cc0 = cc1;
21452           cc1 = tmp;
21453         }
21454
21455         if ((cc0 == X86::COND_E  && cc1 == X86::COND_NP) ||
21456             (cc0 == X86::COND_NE && cc1 == X86::COND_P)) {
21457           // FIXME: need symbolic constants for these magic numbers.
21458           // See X86ATTInstPrinter.cpp:printSSECC().
21459           unsigned x86cc = (cc0 == X86::COND_E) ? 0 : 4;
21460           if (Subtarget->hasAVX512()) {
21461             SDValue FSetCC = DAG.getNode(X86ISD::FSETCC, DL, MVT::i1, CMP00,
21462                                          CMP01, DAG.getConstant(x86cc, MVT::i8));
21463             if (N->getValueType(0) != MVT::i1)
21464               return DAG.getNode(ISD::ZERO_EXTEND, DL, N->getValueType(0),
21465                                  FSetCC);
21466             return FSetCC;
21467           }
21468           SDValue OnesOrZeroesF = DAG.getNode(X86ISD::FSETCC, DL,
21469                                               CMP00.getValueType(), CMP00, CMP01,
21470                                               DAG.getConstant(x86cc, MVT::i8));
21471
21472           bool is64BitFP = (CMP00.getValueType() == MVT::f64);
21473           MVT IntVT = is64BitFP ? MVT::i64 : MVT::i32;
21474
21475           if (is64BitFP && !Subtarget->is64Bit()) {
21476             // On a 32-bit target, we cannot bitcast the 64-bit float to a
21477             // 64-bit integer, since that's not a legal type. Since
21478             // OnesOrZeroesF is all ones of all zeroes, we don't need all the
21479             // bits, but can do this little dance to extract the lowest 32 bits
21480             // and work with those going forward.
21481             SDValue Vector64 = DAG.getNode(ISD::SCALAR_TO_VECTOR, DL, MVT::v2f64,
21482                                            OnesOrZeroesF);
21483             SDValue Vector32 = DAG.getNode(ISD::BITCAST, DL, MVT::v4f32,
21484                                            Vector64);
21485             OnesOrZeroesF = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, DL, MVT::f32,
21486                                         Vector32, DAG.getIntPtrConstant(0));
21487             IntVT = MVT::i32;
21488           }
21489
21490           SDValue OnesOrZeroesI = DAG.getNode(ISD::BITCAST, DL, IntVT, OnesOrZeroesF);
21491           SDValue ANDed = DAG.getNode(ISD::AND, DL, IntVT, OnesOrZeroesI,
21492                                       DAG.getConstant(1, IntVT));
21493           SDValue OneBitOfTruth = DAG.getNode(ISD::TRUNCATE, DL, MVT::i8, ANDed);
21494           return OneBitOfTruth;
21495         }
21496       }
21497     }
21498   }
21499   return SDValue();
21500 }
21501
21502 /// CanFoldXORWithAllOnes - Test whether the XOR operand is a AllOnes vector
21503 /// so it can be folded inside ANDNP.
21504 static bool CanFoldXORWithAllOnes(const SDNode *N) {
21505   EVT VT = N->getValueType(0);
21506
21507   // Match direct AllOnes for 128 and 256-bit vectors
21508   if (ISD::isBuildVectorAllOnes(N))
21509     return true;
21510
21511   // Look through a bit convert.
21512   if (N->getOpcode() == ISD::BITCAST)
21513     N = N->getOperand(0).getNode();
21514
21515   // Sometimes the operand may come from a insert_subvector building a 256-bit
21516   // allones vector
21517   if (VT.is256BitVector() &&
21518       N->getOpcode() == ISD::INSERT_SUBVECTOR) {
21519     SDValue V1 = N->getOperand(0);
21520     SDValue V2 = N->getOperand(1);
21521
21522     if (V1.getOpcode() == ISD::INSERT_SUBVECTOR &&
21523         V1.getOperand(0).getOpcode() == ISD::UNDEF &&
21524         ISD::isBuildVectorAllOnes(V1.getOperand(1).getNode()) &&
21525         ISD::isBuildVectorAllOnes(V2.getNode()))
21526       return true;
21527   }
21528
21529   return false;
21530 }
21531
21532 // On AVX/AVX2 the type v8i1 is legalized to v8i16, which is an XMM sized
21533 // register. In most cases we actually compare or select YMM-sized registers
21534 // and mixing the two types creates horrible code. This method optimizes
21535 // some of the transition sequences.
21536 static SDValue WidenMaskArithmetic(SDNode *N, SelectionDAG &DAG,
21537                                  TargetLowering::DAGCombinerInfo &DCI,
21538                                  const X86Subtarget *Subtarget) {
21539   EVT VT = N->getValueType(0);
21540   if (!VT.is256BitVector())
21541     return SDValue();
21542
21543   assert((N->getOpcode() == ISD::ANY_EXTEND ||
21544           N->getOpcode() == ISD::ZERO_EXTEND ||
21545           N->getOpcode() == ISD::SIGN_EXTEND) && "Invalid Node");
21546
21547   SDValue Narrow = N->getOperand(0);
21548   EVT NarrowVT = Narrow->getValueType(0);
21549   if (!NarrowVT.is128BitVector())
21550     return SDValue();
21551
21552   if (Narrow->getOpcode() != ISD::XOR &&
21553       Narrow->getOpcode() != ISD::AND &&
21554       Narrow->getOpcode() != ISD::OR)
21555     return SDValue();
21556
21557   SDValue N0  = Narrow->getOperand(0);
21558   SDValue N1  = Narrow->getOperand(1);
21559   SDLoc DL(Narrow);
21560
21561   // The Left side has to be a trunc.
21562   if (N0.getOpcode() != ISD::TRUNCATE)
21563     return SDValue();
21564
21565   // The type of the truncated inputs.
21566   EVT WideVT = N0->getOperand(0)->getValueType(0);
21567   if (WideVT != VT)
21568     return SDValue();
21569
21570   // The right side has to be a 'trunc' or a constant vector.
21571   bool RHSTrunc = N1.getOpcode() == ISD::TRUNCATE;
21572   ConstantSDNode *RHSConstSplat = nullptr;
21573   if (auto *RHSBV = dyn_cast<BuildVectorSDNode>(N1))
21574     RHSConstSplat = RHSBV->getConstantSplatNode();
21575   if (!RHSTrunc && !RHSConstSplat)
21576     return SDValue();
21577
21578   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
21579
21580   if (!TLI.isOperationLegalOrPromote(Narrow->getOpcode(), WideVT))
21581     return SDValue();
21582
21583   // Set N0 and N1 to hold the inputs to the new wide operation.
21584   N0 = N0->getOperand(0);
21585   if (RHSConstSplat) {
21586     N1 = DAG.getNode(ISD::ZERO_EXTEND, DL, WideVT.getScalarType(),
21587                      SDValue(RHSConstSplat, 0));
21588     SmallVector<SDValue, 8> C(WideVT.getVectorNumElements(), N1);
21589     N1 = DAG.getNode(ISD::BUILD_VECTOR, DL, WideVT, C);
21590   } else if (RHSTrunc) {
21591     N1 = N1->getOperand(0);
21592   }
21593
21594   // Generate the wide operation.
21595   SDValue Op = DAG.getNode(Narrow->getOpcode(), DL, WideVT, N0, N1);
21596   unsigned Opcode = N->getOpcode();
21597   switch (Opcode) {
21598   case ISD::ANY_EXTEND:
21599     return Op;
21600   case ISD::ZERO_EXTEND: {
21601     unsigned InBits = NarrowVT.getScalarType().getSizeInBits();
21602     APInt Mask = APInt::getAllOnesValue(InBits);
21603     Mask = Mask.zext(VT.getScalarType().getSizeInBits());
21604     return DAG.getNode(ISD::AND, DL, VT,
21605                        Op, DAG.getConstant(Mask, VT));
21606   }
21607   case ISD::SIGN_EXTEND:
21608     return DAG.getNode(ISD::SIGN_EXTEND_INREG, DL, VT,
21609                        Op, DAG.getValueType(NarrowVT));
21610   default:
21611     llvm_unreachable("Unexpected opcode");
21612   }
21613 }
21614
21615 static SDValue PerformAndCombine(SDNode *N, SelectionDAG &DAG,
21616                                  TargetLowering::DAGCombinerInfo &DCI,
21617                                  const X86Subtarget *Subtarget) {
21618   EVT VT = N->getValueType(0);
21619   if (DCI.isBeforeLegalizeOps())
21620     return SDValue();
21621
21622   SDValue R = CMPEQCombine(N, DAG, DCI, Subtarget);
21623   if (R.getNode())
21624     return R;
21625
21626   // Create BEXTR instructions
21627   // BEXTR is ((X >> imm) & (2**size-1))
21628   if (VT == MVT::i32 || VT == MVT::i64) {
21629     SDValue N0 = N->getOperand(0);
21630     SDValue N1 = N->getOperand(1);
21631     SDLoc DL(N);
21632
21633     // Check for BEXTR.
21634     if ((Subtarget->hasBMI() || Subtarget->hasTBM()) &&
21635         (N0.getOpcode() == ISD::SRA || N0.getOpcode() == ISD::SRL)) {
21636       ConstantSDNode *MaskNode = dyn_cast<ConstantSDNode>(N1);
21637       ConstantSDNode *ShiftNode = dyn_cast<ConstantSDNode>(N0.getOperand(1));
21638       if (MaskNode && ShiftNode) {
21639         uint64_t Mask = MaskNode->getZExtValue();
21640         uint64_t Shift = ShiftNode->getZExtValue();
21641         if (isMask_64(Mask)) {
21642           uint64_t MaskSize = CountPopulation_64(Mask);
21643           if (Shift + MaskSize <= VT.getSizeInBits())
21644             return DAG.getNode(X86ISD::BEXTR, DL, VT, N0.getOperand(0),
21645                                DAG.getConstant(Shift | (MaskSize << 8), VT));
21646         }
21647       }
21648     } // BEXTR
21649
21650     return SDValue();
21651   }
21652
21653   // Want to form ANDNP nodes:
21654   // 1) In the hopes of then easily combining them with OR and AND nodes
21655   //    to form PBLEND/PSIGN.
21656   // 2) To match ANDN packed intrinsics
21657   if (VT != MVT::v2i64 && VT != MVT::v4i64)
21658     return SDValue();
21659
21660   SDValue N0 = N->getOperand(0);
21661   SDValue N1 = N->getOperand(1);
21662   SDLoc DL(N);
21663
21664   // Check LHS for vnot
21665   if (N0.getOpcode() == ISD::XOR &&
21666       //ISD::isBuildVectorAllOnes(N0.getOperand(1).getNode()))
21667       CanFoldXORWithAllOnes(N0.getOperand(1).getNode()))
21668     return DAG.getNode(X86ISD::ANDNP, DL, VT, N0.getOperand(0), N1);
21669
21670   // Check RHS for vnot
21671   if (N1.getOpcode() == ISD::XOR &&
21672       //ISD::isBuildVectorAllOnes(N1.getOperand(1).getNode()))
21673       CanFoldXORWithAllOnes(N1.getOperand(1).getNode()))
21674     return DAG.getNode(X86ISD::ANDNP, DL, VT, N1.getOperand(0), N0);
21675
21676   return SDValue();
21677 }
21678
21679 static SDValue PerformOrCombine(SDNode *N, SelectionDAG &DAG,
21680                                 TargetLowering::DAGCombinerInfo &DCI,
21681                                 const X86Subtarget *Subtarget) {
21682   if (DCI.isBeforeLegalizeOps())
21683     return SDValue();
21684
21685   SDValue R = CMPEQCombine(N, DAG, DCI, Subtarget);
21686   if (R.getNode())
21687     return R;
21688
21689   SDValue N0 = N->getOperand(0);
21690   SDValue N1 = N->getOperand(1);
21691   EVT VT = N->getValueType(0);
21692
21693   // look for psign/blend
21694   if (VT == MVT::v2i64 || VT == MVT::v4i64) {
21695     if (!Subtarget->hasSSSE3() ||
21696         (VT == MVT::v4i64 && !Subtarget->hasInt256()))
21697       return SDValue();
21698
21699     // Canonicalize pandn to RHS
21700     if (N0.getOpcode() == X86ISD::ANDNP)
21701       std::swap(N0, N1);
21702     // or (and (m, y), (pandn m, x))
21703     if (N0.getOpcode() == ISD::AND && N1.getOpcode() == X86ISD::ANDNP) {
21704       SDValue Mask = N1.getOperand(0);
21705       SDValue X    = N1.getOperand(1);
21706       SDValue Y;
21707       if (N0.getOperand(0) == Mask)
21708         Y = N0.getOperand(1);
21709       if (N0.getOperand(1) == Mask)
21710         Y = N0.getOperand(0);
21711
21712       // Check to see if the mask appeared in both the AND and ANDNP and
21713       if (!Y.getNode())
21714         return SDValue();
21715
21716       // Validate that X, Y, and Mask are BIT_CONVERTS, and see through them.
21717       // Look through mask bitcast.
21718       if (Mask.getOpcode() == ISD::BITCAST)
21719         Mask = Mask.getOperand(0);
21720       if (X.getOpcode() == ISD::BITCAST)
21721         X = X.getOperand(0);
21722       if (Y.getOpcode() == ISD::BITCAST)
21723         Y = Y.getOperand(0);
21724
21725       EVT MaskVT = Mask.getValueType();
21726
21727       // Validate that the Mask operand is a vector sra node.
21728       // FIXME: what to do for bytes, since there is a psignb/pblendvb, but
21729       // there is no psrai.b
21730       unsigned EltBits = MaskVT.getVectorElementType().getSizeInBits();
21731       unsigned SraAmt = ~0;
21732       if (Mask.getOpcode() == ISD::SRA) {
21733         if (auto *AmtBV = dyn_cast<BuildVectorSDNode>(Mask.getOperand(1)))
21734           if (auto *AmtConst = AmtBV->getConstantSplatNode())
21735             SraAmt = AmtConst->getZExtValue();
21736       } else if (Mask.getOpcode() == X86ISD::VSRAI) {
21737         SDValue SraC = Mask.getOperand(1);
21738         SraAmt  = cast<ConstantSDNode>(SraC)->getZExtValue();
21739       }
21740       if ((SraAmt + 1) != EltBits)
21741         return SDValue();
21742
21743       SDLoc DL(N);
21744
21745       // Now we know we at least have a plendvb with the mask val.  See if
21746       // we can form a psignb/w/d.
21747       // psign = x.type == y.type == mask.type && y = sub(0, x);
21748       if (Y.getOpcode() == ISD::SUB && Y.getOperand(1) == X &&
21749           ISD::isBuildVectorAllZeros(Y.getOperand(0).getNode()) &&
21750           X.getValueType() == MaskVT && Y.getValueType() == MaskVT) {
21751         assert((EltBits == 8 || EltBits == 16 || EltBits == 32) &&
21752                "Unsupported VT for PSIGN");
21753         Mask = DAG.getNode(X86ISD::PSIGN, DL, MaskVT, X, Mask.getOperand(0));
21754         return DAG.getNode(ISD::BITCAST, DL, VT, Mask);
21755       }
21756       // PBLENDVB only available on SSE 4.1
21757       if (!Subtarget->hasSSE41())
21758         return SDValue();
21759
21760       EVT BlendVT = (VT == MVT::v4i64) ? MVT::v32i8 : MVT::v16i8;
21761
21762       X = DAG.getNode(ISD::BITCAST, DL, BlendVT, X);
21763       Y = DAG.getNode(ISD::BITCAST, DL, BlendVT, Y);
21764       Mask = DAG.getNode(ISD::BITCAST, DL, BlendVT, Mask);
21765       Mask = DAG.getNode(ISD::VSELECT, DL, BlendVT, Mask, Y, X);
21766       return DAG.getNode(ISD::BITCAST, DL, VT, Mask);
21767     }
21768   }
21769
21770   if (VT != MVT::i16 && VT != MVT::i32 && VT != MVT::i64)
21771     return SDValue();
21772
21773   // fold (or (x << c) | (y >> (64 - c))) ==> (shld64 x, y, c)
21774   MachineFunction &MF = DAG.getMachineFunction();
21775   bool OptForSize = MF.getFunction()->getAttributes().
21776     hasAttribute(AttributeSet::FunctionIndex, Attribute::OptimizeForSize);
21777
21778   // SHLD/SHRD instructions have lower register pressure, but on some
21779   // platforms they have higher latency than the equivalent
21780   // series of shifts/or that would otherwise be generated.
21781   // Don't fold (or (x << c) | (y >> (64 - c))) if SHLD/SHRD instructions
21782   // have higher latencies and we are not optimizing for size.
21783   if (!OptForSize && Subtarget->isSHLDSlow())
21784     return SDValue();
21785
21786   if (N0.getOpcode() == ISD::SRL && N1.getOpcode() == ISD::SHL)
21787     std::swap(N0, N1);
21788   if (N0.getOpcode() != ISD::SHL || N1.getOpcode() != ISD::SRL)
21789     return SDValue();
21790   if (!N0.hasOneUse() || !N1.hasOneUse())
21791     return SDValue();
21792
21793   SDValue ShAmt0 = N0.getOperand(1);
21794   if (ShAmt0.getValueType() != MVT::i8)
21795     return SDValue();
21796   SDValue ShAmt1 = N1.getOperand(1);
21797   if (ShAmt1.getValueType() != MVT::i8)
21798     return SDValue();
21799   if (ShAmt0.getOpcode() == ISD::TRUNCATE)
21800     ShAmt0 = ShAmt0.getOperand(0);
21801   if (ShAmt1.getOpcode() == ISD::TRUNCATE)
21802     ShAmt1 = ShAmt1.getOperand(0);
21803
21804   SDLoc DL(N);
21805   unsigned Opc = X86ISD::SHLD;
21806   SDValue Op0 = N0.getOperand(0);
21807   SDValue Op1 = N1.getOperand(0);
21808   if (ShAmt0.getOpcode() == ISD::SUB) {
21809     Opc = X86ISD::SHRD;
21810     std::swap(Op0, Op1);
21811     std::swap(ShAmt0, ShAmt1);
21812   }
21813
21814   unsigned Bits = VT.getSizeInBits();
21815   if (ShAmt1.getOpcode() == ISD::SUB) {
21816     SDValue Sum = ShAmt1.getOperand(0);
21817     if (ConstantSDNode *SumC = dyn_cast<ConstantSDNode>(Sum)) {
21818       SDValue ShAmt1Op1 = ShAmt1.getOperand(1);
21819       if (ShAmt1Op1.getNode()->getOpcode() == ISD::TRUNCATE)
21820         ShAmt1Op1 = ShAmt1Op1.getOperand(0);
21821       if (SumC->getSExtValue() == Bits && ShAmt1Op1 == ShAmt0)
21822         return DAG.getNode(Opc, DL, VT,
21823                            Op0, Op1,
21824                            DAG.getNode(ISD::TRUNCATE, DL,
21825                                        MVT::i8, ShAmt0));
21826     }
21827   } else if (ConstantSDNode *ShAmt1C = dyn_cast<ConstantSDNode>(ShAmt1)) {
21828     ConstantSDNode *ShAmt0C = dyn_cast<ConstantSDNode>(ShAmt0);
21829     if (ShAmt0C &&
21830         ShAmt0C->getSExtValue() + ShAmt1C->getSExtValue() == Bits)
21831       return DAG.getNode(Opc, DL, VT,
21832                          N0.getOperand(0), N1.getOperand(0),
21833                          DAG.getNode(ISD::TRUNCATE, DL,
21834                                        MVT::i8, ShAmt0));
21835   }
21836
21837   return SDValue();
21838 }
21839
21840 // Generate NEG and CMOV for integer abs.
21841 static SDValue performIntegerAbsCombine(SDNode *N, SelectionDAG &DAG) {
21842   EVT VT = N->getValueType(0);
21843
21844   // Since X86 does not have CMOV for 8-bit integer, we don't convert
21845   // 8-bit integer abs to NEG and CMOV.
21846   if (VT.isInteger() && VT.getSizeInBits() == 8)
21847     return SDValue();
21848
21849   SDValue N0 = N->getOperand(0);
21850   SDValue N1 = N->getOperand(1);
21851   SDLoc DL(N);
21852
21853   // Check pattern of XOR(ADD(X,Y), Y) where Y is SRA(X, size(X)-1)
21854   // and change it to SUB and CMOV.
21855   if (VT.isInteger() && N->getOpcode() == ISD::XOR &&
21856       N0.getOpcode() == ISD::ADD &&
21857       N0.getOperand(1) == N1 &&
21858       N1.getOpcode() == ISD::SRA &&
21859       N1.getOperand(0) == N0.getOperand(0))
21860     if (ConstantSDNode *Y1C = dyn_cast<ConstantSDNode>(N1.getOperand(1)))
21861       if (Y1C->getAPIntValue() == VT.getSizeInBits()-1) {
21862         // Generate SUB & CMOV.
21863         SDValue Neg = DAG.getNode(X86ISD::SUB, DL, DAG.getVTList(VT, MVT::i32),
21864                                   DAG.getConstant(0, VT), N0.getOperand(0));
21865
21866         SDValue Ops[] = { N0.getOperand(0), Neg,
21867                           DAG.getConstant(X86::COND_GE, MVT::i8),
21868                           SDValue(Neg.getNode(), 1) };
21869         return DAG.getNode(X86ISD::CMOV, DL, DAG.getVTList(VT, MVT::Glue), Ops);
21870       }
21871   return SDValue();
21872 }
21873
21874 // PerformXorCombine - Attempts to turn XOR nodes into BLSMSK nodes
21875 static SDValue PerformXorCombine(SDNode *N, SelectionDAG &DAG,
21876                                  TargetLowering::DAGCombinerInfo &DCI,
21877                                  const X86Subtarget *Subtarget) {
21878   if (DCI.isBeforeLegalizeOps())
21879     return SDValue();
21880
21881   if (Subtarget->hasCMov()) {
21882     SDValue RV = performIntegerAbsCombine(N, DAG);
21883     if (RV.getNode())
21884       return RV;
21885   }
21886
21887   return SDValue();
21888 }
21889
21890 /// PerformLOADCombine - Do target-specific dag combines on LOAD nodes.
21891 static SDValue PerformLOADCombine(SDNode *N, SelectionDAG &DAG,
21892                                   TargetLowering::DAGCombinerInfo &DCI,
21893                                   const X86Subtarget *Subtarget) {
21894   LoadSDNode *Ld = cast<LoadSDNode>(N);
21895   EVT RegVT = Ld->getValueType(0);
21896   EVT MemVT = Ld->getMemoryVT();
21897   SDLoc dl(Ld);
21898   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
21899
21900   // On Sandybridge unaligned 256bit loads are inefficient.
21901   ISD::LoadExtType Ext = Ld->getExtensionType();
21902   unsigned Alignment = Ld->getAlignment();
21903   bool IsAligned = Alignment == 0 || Alignment >= MemVT.getSizeInBits()/8;
21904   if (RegVT.is256BitVector() && !Subtarget->hasInt256() &&
21905       !DCI.isBeforeLegalizeOps() && !IsAligned && Ext == ISD::NON_EXTLOAD) {
21906     unsigned NumElems = RegVT.getVectorNumElements();
21907     if (NumElems < 2)
21908       return SDValue();
21909
21910     SDValue Ptr = Ld->getBasePtr();
21911     SDValue Increment = DAG.getConstant(16, TLI.getPointerTy());
21912
21913     EVT HalfVT = EVT::getVectorVT(*DAG.getContext(), MemVT.getScalarType(),
21914                                   NumElems/2);
21915     SDValue Load1 = DAG.getLoad(HalfVT, dl, Ld->getChain(), Ptr,
21916                                 Ld->getPointerInfo(), Ld->isVolatile(),
21917                                 Ld->isNonTemporal(), Ld->isInvariant(),
21918                                 Alignment);
21919     Ptr = DAG.getNode(ISD::ADD, dl, Ptr.getValueType(), Ptr, Increment);
21920     SDValue Load2 = DAG.getLoad(HalfVT, dl, Ld->getChain(), Ptr,
21921                                 Ld->getPointerInfo(), Ld->isVolatile(),
21922                                 Ld->isNonTemporal(), Ld->isInvariant(),
21923                                 std::min(16U, Alignment));
21924     SDValue TF = DAG.getNode(ISD::TokenFactor, dl, MVT::Other,
21925                              Load1.getValue(1),
21926                              Load2.getValue(1));
21927
21928     SDValue NewVec = DAG.getUNDEF(RegVT);
21929     NewVec = Insert128BitVector(NewVec, Load1, 0, DAG, dl);
21930     NewVec = Insert128BitVector(NewVec, Load2, NumElems/2, DAG, dl);
21931     return DCI.CombineTo(N, NewVec, TF, true);
21932   }
21933
21934   return SDValue();
21935 }
21936
21937 /// PerformSTORECombine - Do target-specific dag combines on STORE nodes.
21938 static SDValue PerformSTORECombine(SDNode *N, SelectionDAG &DAG,
21939                                    const X86Subtarget *Subtarget) {
21940   StoreSDNode *St = cast<StoreSDNode>(N);
21941   EVT VT = St->getValue().getValueType();
21942   EVT StVT = St->getMemoryVT();
21943   SDLoc dl(St);
21944   SDValue StoredVal = St->getOperand(1);
21945   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
21946
21947   // If we are saving a concatenation of two XMM registers, perform two stores.
21948   // On Sandy Bridge, 256-bit memory operations are executed by two
21949   // 128-bit ports. However, on Haswell it is better to issue a single 256-bit
21950   // memory  operation.
21951   unsigned Alignment = St->getAlignment();
21952   bool IsAligned = Alignment == 0 || Alignment >= VT.getSizeInBits()/8;
21953   if (VT.is256BitVector() && !Subtarget->hasInt256() &&
21954       StVT == VT && !IsAligned) {
21955     unsigned NumElems = VT.getVectorNumElements();
21956     if (NumElems < 2)
21957       return SDValue();
21958
21959     SDValue Value0 = Extract128BitVector(StoredVal, 0, DAG, dl);
21960     SDValue Value1 = Extract128BitVector(StoredVal, NumElems/2, DAG, dl);
21961
21962     SDValue Stride = DAG.getConstant(16, TLI.getPointerTy());
21963     SDValue Ptr0 = St->getBasePtr();
21964     SDValue Ptr1 = DAG.getNode(ISD::ADD, dl, Ptr0.getValueType(), Ptr0, Stride);
21965
21966     SDValue Ch0 = DAG.getStore(St->getChain(), dl, Value0, Ptr0,
21967                                 St->getPointerInfo(), St->isVolatile(),
21968                                 St->isNonTemporal(), Alignment);
21969     SDValue Ch1 = DAG.getStore(St->getChain(), dl, Value1, Ptr1,
21970                                 St->getPointerInfo(), St->isVolatile(),
21971                                 St->isNonTemporal(),
21972                                 std::min(16U, Alignment));
21973     return DAG.getNode(ISD::TokenFactor, dl, MVT::Other, Ch0, Ch1);
21974   }
21975
21976   // Optimize trunc store (of multiple scalars) to shuffle and store.
21977   // First, pack all of the elements in one place. Next, store to memory
21978   // in fewer chunks.
21979   if (St->isTruncatingStore() && VT.isVector()) {
21980     const TargetLowering &TLI = DAG.getTargetLoweringInfo();
21981     unsigned NumElems = VT.getVectorNumElements();
21982     assert(StVT != VT && "Cannot truncate to the same type");
21983     unsigned FromSz = VT.getVectorElementType().getSizeInBits();
21984     unsigned ToSz = StVT.getVectorElementType().getSizeInBits();
21985
21986     // From, To sizes and ElemCount must be pow of two
21987     if (!isPowerOf2_32(NumElems * FromSz * ToSz)) return SDValue();
21988     // We are going to use the original vector elt for storing.
21989     // Accumulated smaller vector elements must be a multiple of the store size.
21990     if (0 != (NumElems * FromSz) % ToSz) return SDValue();
21991
21992     unsigned SizeRatio  = FromSz / ToSz;
21993
21994     assert(SizeRatio * NumElems * ToSz == VT.getSizeInBits());
21995
21996     // Create a type on which we perform the shuffle
21997     EVT WideVecVT = EVT::getVectorVT(*DAG.getContext(),
21998             StVT.getScalarType(), NumElems*SizeRatio);
21999
22000     assert(WideVecVT.getSizeInBits() == VT.getSizeInBits());
22001
22002     SDValue WideVec = DAG.getNode(ISD::BITCAST, dl, WideVecVT, St->getValue());
22003     SmallVector<int, 8> ShuffleVec(NumElems * SizeRatio, -1);
22004     for (unsigned i = 0; i != NumElems; ++i)
22005       ShuffleVec[i] = i * SizeRatio;
22006
22007     // Can't shuffle using an illegal type.
22008     if (!TLI.isTypeLegal(WideVecVT))
22009       return SDValue();
22010
22011     SDValue Shuff = DAG.getVectorShuffle(WideVecVT, dl, WideVec,
22012                                          DAG.getUNDEF(WideVecVT),
22013                                          &ShuffleVec[0]);
22014     // At this point all of the data is stored at the bottom of the
22015     // register. We now need to save it to mem.
22016
22017     // Find the largest store unit
22018     MVT StoreType = MVT::i8;
22019     for (unsigned tp = MVT::FIRST_INTEGER_VALUETYPE;
22020          tp < MVT::LAST_INTEGER_VALUETYPE; ++tp) {
22021       MVT Tp = (MVT::SimpleValueType)tp;
22022       if (TLI.isTypeLegal(Tp) && Tp.getSizeInBits() <= NumElems * ToSz)
22023         StoreType = Tp;
22024     }
22025
22026     // On 32bit systems, we can't save 64bit integers. Try bitcasting to F64.
22027     if (TLI.isTypeLegal(MVT::f64) && StoreType.getSizeInBits() < 64 &&
22028         (64 <= NumElems * ToSz))
22029       StoreType = MVT::f64;
22030
22031     // Bitcast the original vector into a vector of store-size units
22032     EVT StoreVecVT = EVT::getVectorVT(*DAG.getContext(),
22033             StoreType, VT.getSizeInBits()/StoreType.getSizeInBits());
22034     assert(StoreVecVT.getSizeInBits() == VT.getSizeInBits());
22035     SDValue ShuffWide = DAG.getNode(ISD::BITCAST, dl, StoreVecVT, Shuff);
22036     SmallVector<SDValue, 8> Chains;
22037     SDValue Increment = DAG.getConstant(StoreType.getSizeInBits()/8,
22038                                         TLI.getPointerTy());
22039     SDValue Ptr = St->getBasePtr();
22040
22041     // Perform one or more big stores into memory.
22042     for (unsigned i=0, e=(ToSz*NumElems)/StoreType.getSizeInBits(); i!=e; ++i) {
22043       SDValue SubVec = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl,
22044                                    StoreType, ShuffWide,
22045                                    DAG.getIntPtrConstant(i));
22046       SDValue Ch = DAG.getStore(St->getChain(), dl, SubVec, Ptr,
22047                                 St->getPointerInfo(), St->isVolatile(),
22048                                 St->isNonTemporal(), St->getAlignment());
22049       Ptr = DAG.getNode(ISD::ADD, dl, Ptr.getValueType(), Ptr, Increment);
22050       Chains.push_back(Ch);
22051     }
22052
22053     return DAG.getNode(ISD::TokenFactor, dl, MVT::Other, Chains);
22054   }
22055
22056   // Turn load->store of MMX types into GPR load/stores.  This avoids clobbering
22057   // the FP state in cases where an emms may be missing.
22058   // A preferable solution to the general problem is to figure out the right
22059   // places to insert EMMS.  This qualifies as a quick hack.
22060
22061   // Similarly, turn load->store of i64 into double load/stores in 32-bit mode.
22062   if (VT.getSizeInBits() != 64)
22063     return SDValue();
22064
22065   const Function *F = DAG.getMachineFunction().getFunction();
22066   bool NoImplicitFloatOps = F->getAttributes().
22067     hasAttribute(AttributeSet::FunctionIndex, Attribute::NoImplicitFloat);
22068   bool F64IsLegal = !DAG.getTarget().Options.UseSoftFloat && !NoImplicitFloatOps
22069                      && Subtarget->hasSSE2();
22070   if ((VT.isVector() ||
22071        (VT == MVT::i64 && F64IsLegal && !Subtarget->is64Bit())) &&
22072       isa<LoadSDNode>(St->getValue()) &&
22073       !cast<LoadSDNode>(St->getValue())->isVolatile() &&
22074       St->getChain().hasOneUse() && !St->isVolatile()) {
22075     SDNode* LdVal = St->getValue().getNode();
22076     LoadSDNode *Ld = nullptr;
22077     int TokenFactorIndex = -1;
22078     SmallVector<SDValue, 8> Ops;
22079     SDNode* ChainVal = St->getChain().getNode();
22080     // Must be a store of a load.  We currently handle two cases:  the load
22081     // is a direct child, and it's under an intervening TokenFactor.  It is
22082     // possible to dig deeper under nested TokenFactors.
22083     if (ChainVal == LdVal)
22084       Ld = cast<LoadSDNode>(St->getChain());
22085     else if (St->getValue().hasOneUse() &&
22086              ChainVal->getOpcode() == ISD::TokenFactor) {
22087       for (unsigned i = 0, e = ChainVal->getNumOperands(); i != e; ++i) {
22088         if (ChainVal->getOperand(i).getNode() == LdVal) {
22089           TokenFactorIndex = i;
22090           Ld = cast<LoadSDNode>(St->getValue());
22091         } else
22092           Ops.push_back(ChainVal->getOperand(i));
22093       }
22094     }
22095
22096     if (!Ld || !ISD::isNormalLoad(Ld))
22097       return SDValue();
22098
22099     // If this is not the MMX case, i.e. we are just turning i64 load/store
22100     // into f64 load/store, avoid the transformation if there are multiple
22101     // uses of the loaded value.
22102     if (!VT.isVector() && !Ld->hasNUsesOfValue(1, 0))
22103       return SDValue();
22104
22105     SDLoc LdDL(Ld);
22106     SDLoc StDL(N);
22107     // If we are a 64-bit capable x86, lower to a single movq load/store pair.
22108     // Otherwise, if it's legal to use f64 SSE instructions, use f64 load/store
22109     // pair instead.
22110     if (Subtarget->is64Bit() || F64IsLegal) {
22111       EVT LdVT = Subtarget->is64Bit() ? MVT::i64 : MVT::f64;
22112       SDValue NewLd = DAG.getLoad(LdVT, LdDL, Ld->getChain(), Ld->getBasePtr(),
22113                                   Ld->getPointerInfo(), Ld->isVolatile(),
22114                                   Ld->isNonTemporal(), Ld->isInvariant(),
22115                                   Ld->getAlignment());
22116       SDValue NewChain = NewLd.getValue(1);
22117       if (TokenFactorIndex != -1) {
22118         Ops.push_back(NewChain);
22119         NewChain = DAG.getNode(ISD::TokenFactor, LdDL, MVT::Other, Ops);
22120       }
22121       return DAG.getStore(NewChain, StDL, NewLd, St->getBasePtr(),
22122                           St->getPointerInfo(),
22123                           St->isVolatile(), St->isNonTemporal(),
22124                           St->getAlignment());
22125     }
22126
22127     // Otherwise, lower to two pairs of 32-bit loads / stores.
22128     SDValue LoAddr = Ld->getBasePtr();
22129     SDValue HiAddr = DAG.getNode(ISD::ADD, LdDL, MVT::i32, LoAddr,
22130                                  DAG.getConstant(4, MVT::i32));
22131
22132     SDValue LoLd = DAG.getLoad(MVT::i32, LdDL, Ld->getChain(), LoAddr,
22133                                Ld->getPointerInfo(),
22134                                Ld->isVolatile(), Ld->isNonTemporal(),
22135                                Ld->isInvariant(), Ld->getAlignment());
22136     SDValue HiLd = DAG.getLoad(MVT::i32, LdDL, Ld->getChain(), HiAddr,
22137                                Ld->getPointerInfo().getWithOffset(4),
22138                                Ld->isVolatile(), Ld->isNonTemporal(),
22139                                Ld->isInvariant(),
22140                                MinAlign(Ld->getAlignment(), 4));
22141
22142     SDValue NewChain = LoLd.getValue(1);
22143     if (TokenFactorIndex != -1) {
22144       Ops.push_back(LoLd);
22145       Ops.push_back(HiLd);
22146       NewChain = DAG.getNode(ISD::TokenFactor, LdDL, MVT::Other, Ops);
22147     }
22148
22149     LoAddr = St->getBasePtr();
22150     HiAddr = DAG.getNode(ISD::ADD, StDL, MVT::i32, LoAddr,
22151                          DAG.getConstant(4, MVT::i32));
22152
22153     SDValue LoSt = DAG.getStore(NewChain, StDL, LoLd, LoAddr,
22154                                 St->getPointerInfo(),
22155                                 St->isVolatile(), St->isNonTemporal(),
22156                                 St->getAlignment());
22157     SDValue HiSt = DAG.getStore(NewChain, StDL, HiLd, HiAddr,
22158                                 St->getPointerInfo().getWithOffset(4),
22159                                 St->isVolatile(),
22160                                 St->isNonTemporal(),
22161                                 MinAlign(St->getAlignment(), 4));
22162     return DAG.getNode(ISD::TokenFactor, StDL, MVT::Other, LoSt, HiSt);
22163   }
22164   return SDValue();
22165 }
22166
22167 /// isHorizontalBinOp - Return 'true' if this vector operation is "horizontal"
22168 /// and return the operands for the horizontal operation in LHS and RHS.  A
22169 /// horizontal operation performs the binary operation on successive elements
22170 /// of its first operand, then on successive elements of its second operand,
22171 /// returning the resulting values in a vector.  For example, if
22172 ///   A = < float a0, float a1, float a2, float a3 >
22173 /// and
22174 ///   B = < float b0, float b1, float b2, float b3 >
22175 /// then the result of doing a horizontal operation on A and B is
22176 ///   A horizontal-op B = < a0 op a1, a2 op a3, b0 op b1, b2 op b3 >.
22177 /// In short, LHS and RHS are inspected to see if LHS op RHS is of the form
22178 /// A horizontal-op B, for some already available A and B, and if so then LHS is
22179 /// set to A, RHS to B, and the routine returns 'true'.
22180 /// Note that the binary operation should have the property that if one of the
22181 /// operands is UNDEF then the result is UNDEF.
22182 static bool isHorizontalBinOp(SDValue &LHS, SDValue &RHS, bool IsCommutative) {
22183   // Look for the following pattern: if
22184   //   A = < float a0, float a1, float a2, float a3 >
22185   //   B = < float b0, float b1, float b2, float b3 >
22186   // and
22187   //   LHS = VECTOR_SHUFFLE A, B, <0, 2, 4, 6>
22188   //   RHS = VECTOR_SHUFFLE A, B, <1, 3, 5, 7>
22189   // then LHS op RHS = < a0 op a1, a2 op a3, b0 op b1, b2 op b3 >
22190   // which is A horizontal-op B.
22191
22192   // At least one of the operands should be a vector shuffle.
22193   if (LHS.getOpcode() != ISD::VECTOR_SHUFFLE &&
22194       RHS.getOpcode() != ISD::VECTOR_SHUFFLE)
22195     return false;
22196
22197   MVT VT = LHS.getSimpleValueType();
22198
22199   assert((VT.is128BitVector() || VT.is256BitVector()) &&
22200          "Unsupported vector type for horizontal add/sub");
22201
22202   // Handle 128 and 256-bit vector lengths. AVX defines horizontal add/sub to
22203   // operate independently on 128-bit lanes.
22204   unsigned NumElts = VT.getVectorNumElements();
22205   unsigned NumLanes = VT.getSizeInBits()/128;
22206   unsigned NumLaneElts = NumElts / NumLanes;
22207   assert((NumLaneElts % 2 == 0) &&
22208          "Vector type should have an even number of elements in each lane");
22209   unsigned HalfLaneElts = NumLaneElts/2;
22210
22211   // View LHS in the form
22212   //   LHS = VECTOR_SHUFFLE A, B, LMask
22213   // If LHS is not a shuffle then pretend it is the shuffle
22214   //   LHS = VECTOR_SHUFFLE LHS, undef, <0, 1, ..., N-1>
22215   // NOTE: in what follows a default initialized SDValue represents an UNDEF of
22216   // type VT.
22217   SDValue A, B;
22218   SmallVector<int, 16> LMask(NumElts);
22219   if (LHS.getOpcode() == ISD::VECTOR_SHUFFLE) {
22220     if (LHS.getOperand(0).getOpcode() != ISD::UNDEF)
22221       A = LHS.getOperand(0);
22222     if (LHS.getOperand(1).getOpcode() != ISD::UNDEF)
22223       B = LHS.getOperand(1);
22224     ArrayRef<int> Mask = cast<ShuffleVectorSDNode>(LHS.getNode())->getMask();
22225     std::copy(Mask.begin(), Mask.end(), LMask.begin());
22226   } else {
22227     if (LHS.getOpcode() != ISD::UNDEF)
22228       A = LHS;
22229     for (unsigned i = 0; i != NumElts; ++i)
22230       LMask[i] = i;
22231   }
22232
22233   // Likewise, view RHS in the form
22234   //   RHS = VECTOR_SHUFFLE C, D, RMask
22235   SDValue C, D;
22236   SmallVector<int, 16> RMask(NumElts);
22237   if (RHS.getOpcode() == ISD::VECTOR_SHUFFLE) {
22238     if (RHS.getOperand(0).getOpcode() != ISD::UNDEF)
22239       C = RHS.getOperand(0);
22240     if (RHS.getOperand(1).getOpcode() != ISD::UNDEF)
22241       D = RHS.getOperand(1);
22242     ArrayRef<int> Mask = cast<ShuffleVectorSDNode>(RHS.getNode())->getMask();
22243     std::copy(Mask.begin(), Mask.end(), RMask.begin());
22244   } else {
22245     if (RHS.getOpcode() != ISD::UNDEF)
22246       C = RHS;
22247     for (unsigned i = 0; i != NumElts; ++i)
22248       RMask[i] = i;
22249   }
22250
22251   // Check that the shuffles are both shuffling the same vectors.
22252   if (!(A == C && B == D) && !(A == D && B == C))
22253     return false;
22254
22255   // If everything is UNDEF then bail out: it would be better to fold to UNDEF.
22256   if (!A.getNode() && !B.getNode())
22257     return false;
22258
22259   // If A and B occur in reverse order in RHS, then "swap" them (which means
22260   // rewriting the mask).
22261   if (A != C)
22262     CommuteVectorShuffleMask(RMask, NumElts);
22263
22264   // At this point LHS and RHS are equivalent to
22265   //   LHS = VECTOR_SHUFFLE A, B, LMask
22266   //   RHS = VECTOR_SHUFFLE A, B, RMask
22267   // Check that the masks correspond to performing a horizontal operation.
22268   for (unsigned l = 0; l != NumElts; l += NumLaneElts) {
22269     for (unsigned i = 0; i != NumLaneElts; ++i) {
22270       int LIdx = LMask[i+l], RIdx = RMask[i+l];
22271
22272       // Ignore any UNDEF components.
22273       if (LIdx < 0 || RIdx < 0 ||
22274           (!A.getNode() && (LIdx < (int)NumElts || RIdx < (int)NumElts)) ||
22275           (!B.getNode() && (LIdx >= (int)NumElts || RIdx >= (int)NumElts)))
22276         continue;
22277
22278       // Check that successive elements are being operated on.  If not, this is
22279       // not a horizontal operation.
22280       unsigned Src = (i/HalfLaneElts); // each lane is split between srcs
22281       int Index = 2*(i%HalfLaneElts) + NumElts*Src + l;
22282       if (!(LIdx == Index && RIdx == Index + 1) &&
22283           !(IsCommutative && LIdx == Index + 1 && RIdx == Index))
22284         return false;
22285     }
22286   }
22287
22288   LHS = A.getNode() ? A : B; // If A is 'UNDEF', use B for it.
22289   RHS = B.getNode() ? B : A; // If B is 'UNDEF', use A for it.
22290   return true;
22291 }
22292
22293 /// PerformFADDCombine - Do target-specific dag combines on floating point adds.
22294 static SDValue PerformFADDCombine(SDNode *N, SelectionDAG &DAG,
22295                                   const X86Subtarget *Subtarget) {
22296   EVT VT = N->getValueType(0);
22297   SDValue LHS = N->getOperand(0);
22298   SDValue RHS = N->getOperand(1);
22299
22300   // Try to synthesize horizontal adds from adds of shuffles.
22301   if (((Subtarget->hasSSE3() && (VT == MVT::v4f32 || VT == MVT::v2f64)) ||
22302        (Subtarget->hasFp256() && (VT == MVT::v8f32 || VT == MVT::v4f64))) &&
22303       isHorizontalBinOp(LHS, RHS, true))
22304     return DAG.getNode(X86ISD::FHADD, SDLoc(N), VT, LHS, RHS);
22305   return SDValue();
22306 }
22307
22308 /// PerformFSUBCombine - Do target-specific dag combines on floating point subs.
22309 static SDValue PerformFSUBCombine(SDNode *N, SelectionDAG &DAG,
22310                                   const X86Subtarget *Subtarget) {
22311   EVT VT = N->getValueType(0);
22312   SDValue LHS = N->getOperand(0);
22313   SDValue RHS = N->getOperand(1);
22314
22315   // Try to synthesize horizontal subs from subs of shuffles.
22316   if (((Subtarget->hasSSE3() && (VT == MVT::v4f32 || VT == MVT::v2f64)) ||
22317        (Subtarget->hasFp256() && (VT == MVT::v8f32 || VT == MVT::v4f64))) &&
22318       isHorizontalBinOp(LHS, RHS, false))
22319     return DAG.getNode(X86ISD::FHSUB, SDLoc(N), VT, LHS, RHS);
22320   return SDValue();
22321 }
22322
22323 /// PerformFORCombine - Do target-specific dag combines on X86ISD::FOR and
22324 /// X86ISD::FXOR nodes.
22325 static SDValue PerformFORCombine(SDNode *N, SelectionDAG &DAG) {
22326   assert(N->getOpcode() == X86ISD::FOR || N->getOpcode() == X86ISD::FXOR);
22327   // F[X]OR(0.0, x) -> x
22328   // F[X]OR(x, 0.0) -> x
22329   if (ConstantFPSDNode *C = dyn_cast<ConstantFPSDNode>(N->getOperand(0)))
22330     if (C->getValueAPF().isPosZero())
22331       return N->getOperand(1);
22332   if (ConstantFPSDNode *C = dyn_cast<ConstantFPSDNode>(N->getOperand(1)))
22333     if (C->getValueAPF().isPosZero())
22334       return N->getOperand(0);
22335   return SDValue();
22336 }
22337
22338 /// PerformFMinFMaxCombine - Do target-specific dag combines on X86ISD::FMIN and
22339 /// X86ISD::FMAX nodes.
22340 static SDValue PerformFMinFMaxCombine(SDNode *N, SelectionDAG &DAG) {
22341   assert(N->getOpcode() == X86ISD::FMIN || N->getOpcode() == X86ISD::FMAX);
22342
22343   // Only perform optimizations if UnsafeMath is used.
22344   if (!DAG.getTarget().Options.UnsafeFPMath)
22345     return SDValue();
22346
22347   // If we run in unsafe-math mode, then convert the FMAX and FMIN nodes
22348   // into FMINC and FMAXC, which are Commutative operations.
22349   unsigned NewOp = 0;
22350   switch (N->getOpcode()) {
22351     default: llvm_unreachable("unknown opcode");
22352     case X86ISD::FMIN:  NewOp = X86ISD::FMINC; break;
22353     case X86ISD::FMAX:  NewOp = X86ISD::FMAXC; break;
22354   }
22355
22356   return DAG.getNode(NewOp, SDLoc(N), N->getValueType(0),
22357                      N->getOperand(0), N->getOperand(1));
22358 }
22359
22360 /// PerformFANDCombine - Do target-specific dag combines on X86ISD::FAND nodes.
22361 static SDValue PerformFANDCombine(SDNode *N, SelectionDAG &DAG) {
22362   // FAND(0.0, x) -> 0.0
22363   // FAND(x, 0.0) -> 0.0
22364   if (ConstantFPSDNode *C = dyn_cast<ConstantFPSDNode>(N->getOperand(0)))
22365     if (C->getValueAPF().isPosZero())
22366       return N->getOperand(0);
22367   if (ConstantFPSDNode *C = dyn_cast<ConstantFPSDNode>(N->getOperand(1)))
22368     if (C->getValueAPF().isPosZero())
22369       return N->getOperand(1);
22370   return SDValue();
22371 }
22372
22373 /// PerformFANDNCombine - Do target-specific dag combines on X86ISD::FANDN nodes
22374 static SDValue PerformFANDNCombine(SDNode *N, SelectionDAG &DAG) {
22375   // FANDN(x, 0.0) -> 0.0
22376   // FANDN(0.0, x) -> x
22377   if (ConstantFPSDNode *C = dyn_cast<ConstantFPSDNode>(N->getOperand(0)))
22378     if (C->getValueAPF().isPosZero())
22379       return N->getOperand(1);
22380   if (ConstantFPSDNode *C = dyn_cast<ConstantFPSDNode>(N->getOperand(1)))
22381     if (C->getValueAPF().isPosZero())
22382       return N->getOperand(1);
22383   return SDValue();
22384 }
22385
22386 static SDValue PerformBTCombine(SDNode *N,
22387                                 SelectionDAG &DAG,
22388                                 TargetLowering::DAGCombinerInfo &DCI) {
22389   // BT ignores high bits in the bit index operand.
22390   SDValue Op1 = N->getOperand(1);
22391   if (Op1.hasOneUse()) {
22392     unsigned BitWidth = Op1.getValueSizeInBits();
22393     APInt DemandedMask = APInt::getLowBitsSet(BitWidth, Log2_32(BitWidth));
22394     APInt KnownZero, KnownOne;
22395     TargetLowering::TargetLoweringOpt TLO(DAG, !DCI.isBeforeLegalize(),
22396                                           !DCI.isBeforeLegalizeOps());
22397     const TargetLowering &TLI = DAG.getTargetLoweringInfo();
22398     if (TLO.ShrinkDemandedConstant(Op1, DemandedMask) ||
22399         TLI.SimplifyDemandedBits(Op1, DemandedMask, KnownZero, KnownOne, TLO))
22400       DCI.CommitTargetLoweringOpt(TLO);
22401   }
22402   return SDValue();
22403 }
22404
22405 static SDValue PerformVZEXT_MOVLCombine(SDNode *N, SelectionDAG &DAG) {
22406   SDValue Op = N->getOperand(0);
22407   if (Op.getOpcode() == ISD::BITCAST)
22408     Op = Op.getOperand(0);
22409   EVT VT = N->getValueType(0), OpVT = Op.getValueType();
22410   if (Op.getOpcode() == X86ISD::VZEXT_LOAD &&
22411       VT.getVectorElementType().getSizeInBits() ==
22412       OpVT.getVectorElementType().getSizeInBits()) {
22413     return DAG.getNode(ISD::BITCAST, SDLoc(N), VT, Op);
22414   }
22415   return SDValue();
22416 }
22417
22418 static SDValue PerformSIGN_EXTEND_INREGCombine(SDNode *N, SelectionDAG &DAG,
22419                                                const X86Subtarget *Subtarget) {
22420   EVT VT = N->getValueType(0);
22421   if (!VT.isVector())
22422     return SDValue();
22423
22424   SDValue N0 = N->getOperand(0);
22425   SDValue N1 = N->getOperand(1);
22426   EVT ExtraVT = cast<VTSDNode>(N1)->getVT();
22427   SDLoc dl(N);
22428
22429   // The SIGN_EXTEND_INREG to v4i64 is expensive operation on the
22430   // both SSE and AVX2 since there is no sign-extended shift right
22431   // operation on a vector with 64-bit elements.
22432   //(sext_in_reg (v4i64 anyext (v4i32 x )), ExtraVT) ->
22433   // (v4i64 sext (v4i32 sext_in_reg (v4i32 x , ExtraVT)))
22434   if (VT == MVT::v4i64 && (N0.getOpcode() == ISD::ANY_EXTEND ||
22435       N0.getOpcode() == ISD::SIGN_EXTEND)) {
22436     SDValue N00 = N0.getOperand(0);
22437
22438     // EXTLOAD has a better solution on AVX2,
22439     // it may be replaced with X86ISD::VSEXT node.
22440     if (N00.getOpcode() == ISD::LOAD && Subtarget->hasInt256())
22441       if (!ISD::isNormalLoad(N00.getNode()))
22442         return SDValue();
22443
22444     if (N00.getValueType() == MVT::v4i32 && ExtraVT.getSizeInBits() < 128) {
22445         SDValue Tmp = DAG.getNode(ISD::SIGN_EXTEND_INREG, dl, MVT::v4i32,
22446                                   N00, N1);
22447       return DAG.getNode(ISD::SIGN_EXTEND, dl, MVT::v4i64, Tmp);
22448     }
22449   }
22450   return SDValue();
22451 }
22452
22453 static SDValue PerformSExtCombine(SDNode *N, SelectionDAG &DAG,
22454                                   TargetLowering::DAGCombinerInfo &DCI,
22455                                   const X86Subtarget *Subtarget) {
22456   if (!DCI.isBeforeLegalizeOps())
22457     return SDValue();
22458
22459   if (!Subtarget->hasFp256())
22460     return SDValue();
22461
22462   EVT VT = N->getValueType(0);
22463   if (VT.isVector() && VT.getSizeInBits() == 256) {
22464     SDValue R = WidenMaskArithmetic(N, DAG, DCI, Subtarget);
22465     if (R.getNode())
22466       return R;
22467   }
22468
22469   return SDValue();
22470 }
22471
22472 static SDValue PerformFMACombine(SDNode *N, SelectionDAG &DAG,
22473                                  const X86Subtarget* Subtarget) {
22474   SDLoc dl(N);
22475   EVT VT = N->getValueType(0);
22476
22477   // Let legalize expand this if it isn't a legal type yet.
22478   if (!DAG.getTargetLoweringInfo().isTypeLegal(VT))
22479     return SDValue();
22480
22481   EVT ScalarVT = VT.getScalarType();
22482   if ((ScalarVT != MVT::f32 && ScalarVT != MVT::f64) ||
22483       (!Subtarget->hasFMA() && !Subtarget->hasFMA4()))
22484     return SDValue();
22485
22486   SDValue A = N->getOperand(0);
22487   SDValue B = N->getOperand(1);
22488   SDValue C = N->getOperand(2);
22489
22490   bool NegA = (A.getOpcode() == ISD::FNEG);
22491   bool NegB = (B.getOpcode() == ISD::FNEG);
22492   bool NegC = (C.getOpcode() == ISD::FNEG);
22493
22494   // Negative multiplication when NegA xor NegB
22495   bool NegMul = (NegA != NegB);
22496   if (NegA)
22497     A = A.getOperand(0);
22498   if (NegB)
22499     B = B.getOperand(0);
22500   if (NegC)
22501     C = C.getOperand(0);
22502
22503   unsigned Opcode;
22504   if (!NegMul)
22505     Opcode = (!NegC) ? X86ISD::FMADD : X86ISD::FMSUB;
22506   else
22507     Opcode = (!NegC) ? X86ISD::FNMADD : X86ISD::FNMSUB;
22508
22509   return DAG.getNode(Opcode, dl, VT, A, B, C);
22510 }
22511
22512 static SDValue PerformZExtCombine(SDNode *N, SelectionDAG &DAG,
22513                                   TargetLowering::DAGCombinerInfo &DCI,
22514                                   const X86Subtarget *Subtarget) {
22515   // (i32 zext (and (i8  x86isd::setcc_carry), 1)) ->
22516   //           (and (i32 x86isd::setcc_carry), 1)
22517   // This eliminates the zext. This transformation is necessary because
22518   // ISD::SETCC is always legalized to i8.
22519   SDLoc dl(N);
22520   SDValue N0 = N->getOperand(0);
22521   EVT VT = N->getValueType(0);
22522
22523   if (N0.getOpcode() == ISD::AND &&
22524       N0.hasOneUse() &&
22525       N0.getOperand(0).hasOneUse()) {
22526     SDValue N00 = N0.getOperand(0);
22527     if (N00.getOpcode() == X86ISD::SETCC_CARRY) {
22528       ConstantSDNode *C = dyn_cast<ConstantSDNode>(N0.getOperand(1));
22529       if (!C || C->getZExtValue() != 1)
22530         return SDValue();
22531       return DAG.getNode(ISD::AND, dl, VT,
22532                          DAG.getNode(X86ISD::SETCC_CARRY, dl, VT,
22533                                      N00.getOperand(0), N00.getOperand(1)),
22534                          DAG.getConstant(1, VT));
22535     }
22536   }
22537
22538   if (N0.getOpcode() == ISD::TRUNCATE &&
22539       N0.hasOneUse() &&
22540       N0.getOperand(0).hasOneUse()) {
22541     SDValue N00 = N0.getOperand(0);
22542     if (N00.getOpcode() == X86ISD::SETCC_CARRY) {
22543       return DAG.getNode(ISD::AND, dl, VT,
22544                          DAG.getNode(X86ISD::SETCC_CARRY, dl, VT,
22545                                      N00.getOperand(0), N00.getOperand(1)),
22546                          DAG.getConstant(1, VT));
22547     }
22548   }
22549   if (VT.is256BitVector()) {
22550     SDValue R = WidenMaskArithmetic(N, DAG, DCI, Subtarget);
22551     if (R.getNode())
22552       return R;
22553   }
22554
22555   return SDValue();
22556 }
22557
22558 // Optimize x == -y --> x+y == 0
22559 //          x != -y --> x+y != 0
22560 static SDValue PerformISDSETCCCombine(SDNode *N, SelectionDAG &DAG,
22561                                       const X86Subtarget* Subtarget) {
22562   ISD::CondCode CC = cast<CondCodeSDNode>(N->getOperand(2))->get();
22563   SDValue LHS = N->getOperand(0);
22564   SDValue RHS = N->getOperand(1);
22565   EVT VT = N->getValueType(0);
22566   SDLoc DL(N);
22567
22568   if ((CC == ISD::SETNE || CC == ISD::SETEQ) && LHS.getOpcode() == ISD::SUB)
22569     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(LHS.getOperand(0)))
22570       if (C->getAPIntValue() == 0 && LHS.hasOneUse()) {
22571         SDValue addV = DAG.getNode(ISD::ADD, SDLoc(N),
22572                                    LHS.getValueType(), RHS, LHS.getOperand(1));
22573         return DAG.getSetCC(SDLoc(N), N->getValueType(0),
22574                             addV, DAG.getConstant(0, addV.getValueType()), CC);
22575       }
22576   if ((CC == ISD::SETNE || CC == ISD::SETEQ) && RHS.getOpcode() == ISD::SUB)
22577     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(RHS.getOperand(0)))
22578       if (C->getAPIntValue() == 0 && RHS.hasOneUse()) {
22579         SDValue addV = DAG.getNode(ISD::ADD, SDLoc(N),
22580                                    RHS.getValueType(), LHS, RHS.getOperand(1));
22581         return DAG.getSetCC(SDLoc(N), N->getValueType(0),
22582                             addV, DAG.getConstant(0, addV.getValueType()), CC);
22583       }
22584
22585   if (VT.getScalarType() == MVT::i1) {
22586     bool IsSEXT0 = (LHS.getOpcode() == ISD::SIGN_EXTEND) &&
22587       (LHS.getOperand(0).getValueType().getScalarType() ==  MVT::i1);
22588     bool IsVZero0 = ISD::isBuildVectorAllZeros(LHS.getNode());
22589     if (!IsSEXT0 && !IsVZero0)
22590       return SDValue();
22591     bool IsSEXT1 = (RHS.getOpcode() == ISD::SIGN_EXTEND) &&
22592       (RHS.getOperand(0).getValueType().getScalarType() ==  MVT::i1);
22593     bool IsVZero1 = ISD::isBuildVectorAllZeros(RHS.getNode());
22594
22595     if (!IsSEXT1 && !IsVZero1)
22596       return SDValue();
22597
22598     if (IsSEXT0 && IsVZero1) {
22599       assert(VT == LHS.getOperand(0).getValueType() && "Uexpected operand type");
22600       if (CC == ISD::SETEQ)
22601         return DAG.getNOT(DL, LHS.getOperand(0), VT);
22602       return LHS.getOperand(0);
22603     }
22604     if (IsSEXT1 && IsVZero0) {
22605       assert(VT == RHS.getOperand(0).getValueType() && "Uexpected operand type");
22606       if (CC == ISD::SETEQ)
22607         return DAG.getNOT(DL, RHS.getOperand(0), VT);
22608       return RHS.getOperand(0);
22609     }
22610   }
22611
22612   return SDValue();
22613 }
22614
22615 static SDValue PerformINSERTPSCombine(SDNode *N, SelectionDAG &DAG,
22616                                       const X86Subtarget *Subtarget) {
22617   SDLoc dl(N);
22618   MVT VT = N->getOperand(1)->getSimpleValueType(0);
22619   assert((VT == MVT::v4f32 || VT == MVT::v4i32) &&
22620          "X86insertps is only defined for v4x32");
22621
22622   SDValue Ld = N->getOperand(1);
22623   if (MayFoldLoad(Ld)) {
22624     // Extract the countS bits from the immediate so we can get the proper
22625     // address when narrowing the vector load to a specific element.
22626     // When the second source op is a memory address, interps doesn't use
22627     // countS and just gets an f32 from that address.
22628     unsigned DestIndex =
22629         cast<ConstantSDNode>(N->getOperand(2))->getZExtValue() >> 6;
22630     Ld = NarrowVectorLoadToElement(cast<LoadSDNode>(Ld), DestIndex, DAG);
22631   } else
22632     return SDValue();
22633
22634   // Create this as a scalar to vector to match the instruction pattern.
22635   SDValue LoadScalarToVector = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, VT, Ld);
22636   // countS bits are ignored when loading from memory on insertps, which
22637   // means we don't need to explicitly set them to 0.
22638   return DAG.getNode(X86ISD::INSERTPS, dl, VT, N->getOperand(0),
22639                      LoadScalarToVector, N->getOperand(2));
22640 }
22641
22642 // Helper function of PerformSETCCCombine. It is to materialize "setb reg"
22643 // as "sbb reg,reg", since it can be extended without zext and produces
22644 // an all-ones bit which is more useful than 0/1 in some cases.
22645 static SDValue MaterializeSETB(SDLoc DL, SDValue EFLAGS, SelectionDAG &DAG,
22646                                MVT VT) {
22647   if (VT == MVT::i8)
22648     return DAG.getNode(ISD::AND, DL, VT,
22649                        DAG.getNode(X86ISD::SETCC_CARRY, DL, MVT::i8,
22650                                    DAG.getConstant(X86::COND_B, MVT::i8), EFLAGS),
22651                        DAG.getConstant(1, VT));
22652   assert (VT == MVT::i1 && "Unexpected type for SECCC node");
22653   return DAG.getNode(ISD::TRUNCATE, DL, MVT::i1,
22654                      DAG.getNode(X86ISD::SETCC_CARRY, DL, MVT::i8,
22655                                  DAG.getConstant(X86::COND_B, MVT::i8), EFLAGS));
22656 }
22657
22658 // Optimize  RES = X86ISD::SETCC CONDCODE, EFLAG_INPUT
22659 static SDValue PerformSETCCCombine(SDNode *N, SelectionDAG &DAG,
22660                                    TargetLowering::DAGCombinerInfo &DCI,
22661                                    const X86Subtarget *Subtarget) {
22662   SDLoc DL(N);
22663   X86::CondCode CC = X86::CondCode(N->getConstantOperandVal(0));
22664   SDValue EFLAGS = N->getOperand(1);
22665
22666   if (CC == X86::COND_A) {
22667     // Try to convert COND_A into COND_B in an attempt to facilitate
22668     // materializing "setb reg".
22669     //
22670     // Do not flip "e > c", where "c" is a constant, because Cmp instruction
22671     // cannot take an immediate as its first operand.
22672     //
22673     if (EFLAGS.getOpcode() == X86ISD::SUB && EFLAGS.hasOneUse() &&
22674         EFLAGS.getValueType().isInteger() &&
22675         !isa<ConstantSDNode>(EFLAGS.getOperand(1))) {
22676       SDValue NewSub = DAG.getNode(X86ISD::SUB, SDLoc(EFLAGS),
22677                                    EFLAGS.getNode()->getVTList(),
22678                                    EFLAGS.getOperand(1), EFLAGS.getOperand(0));
22679       SDValue NewEFLAGS = SDValue(NewSub.getNode(), EFLAGS.getResNo());
22680       return MaterializeSETB(DL, NewEFLAGS, DAG, N->getSimpleValueType(0));
22681     }
22682   }
22683
22684   // Materialize "setb reg" as "sbb reg,reg", since it can be extended without
22685   // a zext and produces an all-ones bit which is more useful than 0/1 in some
22686   // cases.
22687   if (CC == X86::COND_B)
22688     return MaterializeSETB(DL, EFLAGS, DAG, N->getSimpleValueType(0));
22689
22690   SDValue Flags;
22691
22692   Flags = checkBoolTestSetCCCombine(EFLAGS, CC);
22693   if (Flags.getNode()) {
22694     SDValue Cond = DAG.getConstant(CC, MVT::i8);
22695     return DAG.getNode(X86ISD::SETCC, DL, N->getVTList(), Cond, Flags);
22696   }
22697
22698   return SDValue();
22699 }
22700
22701 // Optimize branch condition evaluation.
22702 //
22703 static SDValue PerformBrCondCombine(SDNode *N, SelectionDAG &DAG,
22704                                     TargetLowering::DAGCombinerInfo &DCI,
22705                                     const X86Subtarget *Subtarget) {
22706   SDLoc DL(N);
22707   SDValue Chain = N->getOperand(0);
22708   SDValue Dest = N->getOperand(1);
22709   SDValue EFLAGS = N->getOperand(3);
22710   X86::CondCode CC = X86::CondCode(N->getConstantOperandVal(2));
22711
22712   SDValue Flags;
22713
22714   Flags = checkBoolTestSetCCCombine(EFLAGS, CC);
22715   if (Flags.getNode()) {
22716     SDValue Cond = DAG.getConstant(CC, MVT::i8);
22717     return DAG.getNode(X86ISD::BRCOND, DL, N->getVTList(), Chain, Dest, Cond,
22718                        Flags);
22719   }
22720
22721   return SDValue();
22722 }
22723
22724 static SDValue performVectorCompareAndMaskUnaryOpCombine(SDNode *N,
22725                                                          SelectionDAG &DAG) {
22726   // Take advantage of vector comparisons producing 0 or -1 in each lane to
22727   // optimize away operation when it's from a constant.
22728   //
22729   // The general transformation is:
22730   //    UNARYOP(AND(VECTOR_CMP(x,y), constant)) -->
22731   //       AND(VECTOR_CMP(x,y), constant2)
22732   //    constant2 = UNARYOP(constant)
22733
22734   // Early exit if this isn't a vector operation, the operand of the
22735   // unary operation isn't a bitwise AND, or if the sizes of the operations
22736   // aren't the same.
22737   EVT VT = N->getValueType(0);
22738   if (!VT.isVector() || N->getOperand(0)->getOpcode() != ISD::AND ||
22739       N->getOperand(0)->getOperand(0)->getOpcode() != ISD::SETCC ||
22740       VT.getSizeInBits() != N->getOperand(0)->getValueType(0).getSizeInBits())
22741     return SDValue();
22742
22743   // Now check that the other operand of the AND is a constant. We could
22744   // make the transformation for non-constant splats as well, but it's unclear
22745   // that would be a benefit as it would not eliminate any operations, just
22746   // perform one more step in scalar code before moving to the vector unit.
22747   if (BuildVectorSDNode *BV =
22748           dyn_cast<BuildVectorSDNode>(N->getOperand(0)->getOperand(1))) {
22749     // Bail out if the vector isn't a constant.
22750     if (!BV->isConstant())
22751       return SDValue();
22752
22753     // Everything checks out. Build up the new and improved node.
22754     SDLoc DL(N);
22755     EVT IntVT = BV->getValueType(0);
22756     // Create a new constant of the appropriate type for the transformed
22757     // DAG.
22758     SDValue SourceConst = DAG.getNode(N->getOpcode(), DL, VT, SDValue(BV, 0));
22759     // The AND node needs bitcasts to/from an integer vector type around it.
22760     SDValue MaskConst = DAG.getNode(ISD::BITCAST, DL, IntVT, SourceConst);
22761     SDValue NewAnd = DAG.getNode(ISD::AND, DL, IntVT,
22762                                  N->getOperand(0)->getOperand(0), MaskConst);
22763     SDValue Res = DAG.getNode(ISD::BITCAST, DL, VT, NewAnd);
22764     return Res;
22765   }
22766
22767   return SDValue();
22768 }
22769
22770 static SDValue PerformSINT_TO_FPCombine(SDNode *N, SelectionDAG &DAG,
22771                                         const X86TargetLowering *XTLI) {
22772   // First try to optimize away the conversion entirely when it's
22773   // conditionally from a constant. Vectors only.
22774   SDValue Res = performVectorCompareAndMaskUnaryOpCombine(N, DAG);
22775   if (Res != SDValue())
22776     return Res;
22777
22778   // Now move on to more general possibilities.
22779   SDValue Op0 = N->getOperand(0);
22780   EVT InVT = Op0->getValueType(0);
22781
22782   // SINT_TO_FP(v4i8) -> SINT_TO_FP(SEXT(v4i8 to v4i32))
22783   if (InVT == MVT::v8i8 || InVT == MVT::v4i8) {
22784     SDLoc dl(N);
22785     MVT DstVT = InVT == MVT::v4i8 ? MVT::v4i32 : MVT::v8i32;
22786     SDValue P = DAG.getNode(ISD::SIGN_EXTEND, dl, DstVT, Op0);
22787     return DAG.getNode(ISD::SINT_TO_FP, dl, N->getValueType(0), P);
22788   }
22789
22790   // Transform (SINT_TO_FP (i64 ...)) into an x87 operation if we have
22791   // a 32-bit target where SSE doesn't support i64->FP operations.
22792   if (Op0.getOpcode() == ISD::LOAD) {
22793     LoadSDNode *Ld = cast<LoadSDNode>(Op0.getNode());
22794     EVT VT = Ld->getValueType(0);
22795     if (!Ld->isVolatile() && !N->getValueType(0).isVector() &&
22796         ISD::isNON_EXTLoad(Op0.getNode()) && Op0.hasOneUse() &&
22797         !XTLI->getSubtarget()->is64Bit() &&
22798         VT == MVT::i64) {
22799       SDValue FILDChain = XTLI->BuildFILD(SDValue(N, 0), Ld->getValueType(0),
22800                                           Ld->getChain(), Op0, DAG);
22801       DAG.ReplaceAllUsesOfValueWith(Op0.getValue(1), FILDChain.getValue(1));
22802       return FILDChain;
22803     }
22804   }
22805   return SDValue();
22806 }
22807
22808 // Optimize RES, EFLAGS = X86ISD::ADC LHS, RHS, EFLAGS
22809 static SDValue PerformADCCombine(SDNode *N, SelectionDAG &DAG,
22810                                  X86TargetLowering::DAGCombinerInfo &DCI) {
22811   // If the LHS and RHS of the ADC node are zero, then it can't overflow and
22812   // the result is either zero or one (depending on the input carry bit).
22813   // Strength reduce this down to a "set on carry" aka SETCC_CARRY&1.
22814   if (X86::isZeroNode(N->getOperand(0)) &&
22815       X86::isZeroNode(N->getOperand(1)) &&
22816       // We don't have a good way to replace an EFLAGS use, so only do this when
22817       // dead right now.
22818       SDValue(N, 1).use_empty()) {
22819     SDLoc DL(N);
22820     EVT VT = N->getValueType(0);
22821     SDValue CarryOut = DAG.getConstant(0, N->getValueType(1));
22822     SDValue Res1 = DAG.getNode(ISD::AND, DL, VT,
22823                                DAG.getNode(X86ISD::SETCC_CARRY, DL, VT,
22824                                            DAG.getConstant(X86::COND_B,MVT::i8),
22825                                            N->getOperand(2)),
22826                                DAG.getConstant(1, VT));
22827     return DCI.CombineTo(N, Res1, CarryOut);
22828   }
22829
22830   return SDValue();
22831 }
22832
22833 // fold (add Y, (sete  X, 0)) -> adc  0, Y
22834 //      (add Y, (setne X, 0)) -> sbb -1, Y
22835 //      (sub (sete  X, 0), Y) -> sbb  0, Y
22836 //      (sub (setne X, 0), Y) -> adc -1, Y
22837 static SDValue OptimizeConditionalInDecrement(SDNode *N, SelectionDAG &DAG) {
22838   SDLoc DL(N);
22839
22840   // Look through ZExts.
22841   SDValue Ext = N->getOperand(N->getOpcode() == ISD::SUB ? 1 : 0);
22842   if (Ext.getOpcode() != ISD::ZERO_EXTEND || !Ext.hasOneUse())
22843     return SDValue();
22844
22845   SDValue SetCC = Ext.getOperand(0);
22846   if (SetCC.getOpcode() != X86ISD::SETCC || !SetCC.hasOneUse())
22847     return SDValue();
22848
22849   X86::CondCode CC = (X86::CondCode)SetCC.getConstantOperandVal(0);
22850   if (CC != X86::COND_E && CC != X86::COND_NE)
22851     return SDValue();
22852
22853   SDValue Cmp = SetCC.getOperand(1);
22854   if (Cmp.getOpcode() != X86ISD::CMP || !Cmp.hasOneUse() ||
22855       !X86::isZeroNode(Cmp.getOperand(1)) ||
22856       !Cmp.getOperand(0).getValueType().isInteger())
22857     return SDValue();
22858
22859   SDValue CmpOp0 = Cmp.getOperand(0);
22860   SDValue NewCmp = DAG.getNode(X86ISD::CMP, DL, MVT::i32, CmpOp0,
22861                                DAG.getConstant(1, CmpOp0.getValueType()));
22862
22863   SDValue OtherVal = N->getOperand(N->getOpcode() == ISD::SUB ? 0 : 1);
22864   if (CC == X86::COND_NE)
22865     return DAG.getNode(N->getOpcode() == ISD::SUB ? X86ISD::ADC : X86ISD::SBB,
22866                        DL, OtherVal.getValueType(), OtherVal,
22867                        DAG.getConstant(-1ULL, OtherVal.getValueType()), NewCmp);
22868   return DAG.getNode(N->getOpcode() == ISD::SUB ? X86ISD::SBB : X86ISD::ADC,
22869                      DL, OtherVal.getValueType(), OtherVal,
22870                      DAG.getConstant(0, OtherVal.getValueType()), NewCmp);
22871 }
22872
22873 /// PerformADDCombine - Do target-specific dag combines on integer adds.
22874 static SDValue PerformAddCombine(SDNode *N, SelectionDAG &DAG,
22875                                  const X86Subtarget *Subtarget) {
22876   EVT VT = N->getValueType(0);
22877   SDValue Op0 = N->getOperand(0);
22878   SDValue Op1 = N->getOperand(1);
22879
22880   // Try to synthesize horizontal adds from adds of shuffles.
22881   if (((Subtarget->hasSSSE3() && (VT == MVT::v8i16 || VT == MVT::v4i32)) ||
22882        (Subtarget->hasInt256() && (VT == MVT::v16i16 || VT == MVT::v8i32))) &&
22883       isHorizontalBinOp(Op0, Op1, true))
22884     return DAG.getNode(X86ISD::HADD, SDLoc(N), VT, Op0, Op1);
22885
22886   return OptimizeConditionalInDecrement(N, DAG);
22887 }
22888
22889 static SDValue PerformSubCombine(SDNode *N, SelectionDAG &DAG,
22890                                  const X86Subtarget *Subtarget) {
22891   SDValue Op0 = N->getOperand(0);
22892   SDValue Op1 = N->getOperand(1);
22893
22894   // X86 can't encode an immediate LHS of a sub. See if we can push the
22895   // negation into a preceding instruction.
22896   if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op0)) {
22897     // If the RHS of the sub is a XOR with one use and a constant, invert the
22898     // immediate. Then add one to the LHS of the sub so we can turn
22899     // X-Y -> X+~Y+1, saving one register.
22900     if (Op1->hasOneUse() && Op1.getOpcode() == ISD::XOR &&
22901         isa<ConstantSDNode>(Op1.getOperand(1))) {
22902       APInt XorC = cast<ConstantSDNode>(Op1.getOperand(1))->getAPIntValue();
22903       EVT VT = Op0.getValueType();
22904       SDValue NewXor = DAG.getNode(ISD::XOR, SDLoc(Op1), VT,
22905                                    Op1.getOperand(0),
22906                                    DAG.getConstant(~XorC, VT));
22907       return DAG.getNode(ISD::ADD, SDLoc(N), VT, NewXor,
22908                          DAG.getConstant(C->getAPIntValue()+1, VT));
22909     }
22910   }
22911
22912   // Try to synthesize horizontal adds from adds of shuffles.
22913   EVT VT = N->getValueType(0);
22914   if (((Subtarget->hasSSSE3() && (VT == MVT::v8i16 || VT == MVT::v4i32)) ||
22915        (Subtarget->hasInt256() && (VT == MVT::v16i16 || VT == MVT::v8i32))) &&
22916       isHorizontalBinOp(Op0, Op1, true))
22917     return DAG.getNode(X86ISD::HSUB, SDLoc(N), VT, Op0, Op1);
22918
22919   return OptimizeConditionalInDecrement(N, DAG);
22920 }
22921
22922 /// performVZEXTCombine - Performs build vector combines
22923 static SDValue performVZEXTCombine(SDNode *N, SelectionDAG &DAG,
22924                                         TargetLowering::DAGCombinerInfo &DCI,
22925                                         const X86Subtarget *Subtarget) {
22926   // (vzext (bitcast (vzext (x)) -> (vzext x)
22927   SDValue In = N->getOperand(0);
22928   while (In.getOpcode() == ISD::BITCAST)
22929     In = In.getOperand(0);
22930
22931   if (In.getOpcode() != X86ISD::VZEXT)
22932     return SDValue();
22933
22934   return DAG.getNode(X86ISD::VZEXT, SDLoc(N), N->getValueType(0),
22935                      In.getOperand(0));
22936 }
22937
22938 SDValue X86TargetLowering::PerformDAGCombine(SDNode *N,
22939                                              DAGCombinerInfo &DCI) const {
22940   SelectionDAG &DAG = DCI.DAG;
22941   switch (N->getOpcode()) {
22942   default: break;
22943   case ISD::EXTRACT_VECTOR_ELT:
22944     return PerformEXTRACT_VECTOR_ELTCombine(N, DAG, DCI);
22945   case ISD::VSELECT:
22946   case ISD::SELECT:         return PerformSELECTCombine(N, DAG, DCI, Subtarget);
22947   case X86ISD::CMOV:        return PerformCMOVCombine(N, DAG, DCI, Subtarget);
22948   case ISD::ADD:            return PerformAddCombine(N, DAG, Subtarget);
22949   case ISD::SUB:            return PerformSubCombine(N, DAG, Subtarget);
22950   case X86ISD::ADC:         return PerformADCCombine(N, DAG, DCI);
22951   case ISD::MUL:            return PerformMulCombine(N, DAG, DCI);
22952   case ISD::SHL:
22953   case ISD::SRA:
22954   case ISD::SRL:            return PerformShiftCombine(N, DAG, DCI, Subtarget);
22955   case ISD::AND:            return PerformAndCombine(N, DAG, DCI, Subtarget);
22956   case ISD::OR:             return PerformOrCombine(N, DAG, DCI, Subtarget);
22957   case ISD::XOR:            return PerformXorCombine(N, DAG, DCI, Subtarget);
22958   case ISD::LOAD:           return PerformLOADCombine(N, DAG, DCI, Subtarget);
22959   case ISD::STORE:          return PerformSTORECombine(N, DAG, Subtarget);
22960   case ISD::SINT_TO_FP:     return PerformSINT_TO_FPCombine(N, DAG, this);
22961   case ISD::FADD:           return PerformFADDCombine(N, DAG, Subtarget);
22962   case ISD::FSUB:           return PerformFSUBCombine(N, DAG, Subtarget);
22963   case X86ISD::FXOR:
22964   case X86ISD::FOR:         return PerformFORCombine(N, DAG);
22965   case X86ISD::FMIN:
22966   case X86ISD::FMAX:        return PerformFMinFMaxCombine(N, DAG);
22967   case X86ISD::FAND:        return PerformFANDCombine(N, DAG);
22968   case X86ISD::FANDN:       return PerformFANDNCombine(N, DAG);
22969   case X86ISD::BT:          return PerformBTCombine(N, DAG, DCI);
22970   case X86ISD::VZEXT_MOVL:  return PerformVZEXT_MOVLCombine(N, DAG);
22971   case ISD::ANY_EXTEND:
22972   case ISD::ZERO_EXTEND:    return PerformZExtCombine(N, DAG, DCI, Subtarget);
22973   case ISD::SIGN_EXTEND:    return PerformSExtCombine(N, DAG, DCI, Subtarget);
22974   case ISD::SIGN_EXTEND_INREG:
22975     return PerformSIGN_EXTEND_INREGCombine(N, DAG, Subtarget);
22976   case ISD::TRUNCATE:       return PerformTruncateCombine(N, DAG,DCI,Subtarget);
22977   case ISD::SETCC:          return PerformISDSETCCCombine(N, DAG, Subtarget);
22978   case X86ISD::SETCC:       return PerformSETCCCombine(N, DAG, DCI, Subtarget);
22979   case X86ISD::BRCOND:      return PerformBrCondCombine(N, DAG, DCI, Subtarget);
22980   case X86ISD::VZEXT:       return performVZEXTCombine(N, DAG, DCI, Subtarget);
22981   case X86ISD::SHUFP:       // Handle all target specific shuffles
22982   case X86ISD::PALIGNR:
22983   case X86ISD::UNPCKH:
22984   case X86ISD::UNPCKL:
22985   case X86ISD::MOVHLPS:
22986   case X86ISD::MOVLHPS:
22987   case X86ISD::PSHUFB:
22988   case X86ISD::PSHUFD:
22989   case X86ISD::PSHUFHW:
22990   case X86ISD::PSHUFLW:
22991   case X86ISD::MOVSS:
22992   case X86ISD::MOVSD:
22993   case X86ISD::VPERMILP:
22994   case X86ISD::VPERM2X128:
22995   case ISD::VECTOR_SHUFFLE: return PerformShuffleCombine(N, DAG, DCI,Subtarget);
22996   case ISD::FMA:            return PerformFMACombine(N, DAG, Subtarget);
22997   case ISD::INTRINSIC_WO_CHAIN:
22998     return PerformINTRINSIC_WO_CHAINCombine(N, DAG, Subtarget);
22999   case X86ISD::INSERTPS:
23000     return PerformINSERTPSCombine(N, DAG, Subtarget);
23001   case ISD::BUILD_VECTOR: return PerformBUILD_VECTORCombine(N, DAG, Subtarget);
23002   }
23003
23004   return SDValue();
23005 }
23006
23007 /// isTypeDesirableForOp - Return true if the target has native support for
23008 /// the specified value type and it is 'desirable' to use the type for the
23009 /// given node type. e.g. On x86 i16 is legal, but undesirable since i16
23010 /// instruction encodings are longer and some i16 instructions are slow.
23011 bool X86TargetLowering::isTypeDesirableForOp(unsigned Opc, EVT VT) const {
23012   if (!isTypeLegal(VT))
23013     return false;
23014   if (VT != MVT::i16)
23015     return true;
23016
23017   switch (Opc) {
23018   default:
23019     return true;
23020   case ISD::LOAD:
23021   case ISD::SIGN_EXTEND:
23022   case ISD::ZERO_EXTEND:
23023   case ISD::ANY_EXTEND:
23024   case ISD::SHL:
23025   case ISD::SRL:
23026   case ISD::SUB:
23027   case ISD::ADD:
23028   case ISD::MUL:
23029   case ISD::AND:
23030   case ISD::OR:
23031   case ISD::XOR:
23032     return false;
23033   }
23034 }
23035
23036 /// IsDesirableToPromoteOp - This method query the target whether it is
23037 /// beneficial for dag combiner to promote the specified node. If true, it
23038 /// should return the desired promotion type by reference.
23039 bool X86TargetLowering::IsDesirableToPromoteOp(SDValue Op, EVT &PVT) const {
23040   EVT VT = Op.getValueType();
23041   if (VT != MVT::i16)
23042     return false;
23043
23044   bool Promote = false;
23045   bool Commute = false;
23046   switch (Op.getOpcode()) {
23047   default: break;
23048   case ISD::LOAD: {
23049     LoadSDNode *LD = cast<LoadSDNode>(Op);
23050     // If the non-extending load has a single use and it's not live out, then it
23051     // might be folded.
23052     if (LD->getExtensionType() == ISD::NON_EXTLOAD /*&&
23053                                                      Op.hasOneUse()*/) {
23054       for (SDNode::use_iterator UI = Op.getNode()->use_begin(),
23055              UE = Op.getNode()->use_end(); UI != UE; ++UI) {
23056         // The only case where we'd want to promote LOAD (rather then it being
23057         // promoted as an operand is when it's only use is liveout.
23058         if (UI->getOpcode() != ISD::CopyToReg)
23059           return false;
23060       }
23061     }
23062     Promote = true;
23063     break;
23064   }
23065   case ISD::SIGN_EXTEND:
23066   case ISD::ZERO_EXTEND:
23067   case ISD::ANY_EXTEND:
23068     Promote = true;
23069     break;
23070   case ISD::SHL:
23071   case ISD::SRL: {
23072     SDValue N0 = Op.getOperand(0);
23073     // Look out for (store (shl (load), x)).
23074     if (MayFoldLoad(N0) && MayFoldIntoStore(Op))
23075       return false;
23076     Promote = true;
23077     break;
23078   }
23079   case ISD::ADD:
23080   case ISD::MUL:
23081   case ISD::AND:
23082   case ISD::OR:
23083   case ISD::XOR:
23084     Commute = true;
23085     // fallthrough
23086   case ISD::SUB: {
23087     SDValue N0 = Op.getOperand(0);
23088     SDValue N1 = Op.getOperand(1);
23089     if (!Commute && MayFoldLoad(N1))
23090       return false;
23091     // Avoid disabling potential load folding opportunities.
23092     if (MayFoldLoad(N0) && (!isa<ConstantSDNode>(N1) || MayFoldIntoStore(Op)))
23093       return false;
23094     if (MayFoldLoad(N1) && (!isa<ConstantSDNode>(N0) || MayFoldIntoStore(Op)))
23095       return false;
23096     Promote = true;
23097   }
23098   }
23099
23100   PVT = MVT::i32;
23101   return Promote;
23102 }
23103
23104 //===----------------------------------------------------------------------===//
23105 //                           X86 Inline Assembly Support
23106 //===----------------------------------------------------------------------===//
23107
23108 namespace {
23109   // Helper to match a string separated by whitespace.
23110   bool matchAsmImpl(StringRef s, ArrayRef<const StringRef *> args) {
23111     s = s.substr(s.find_first_not_of(" \t")); // Skip leading whitespace.
23112
23113     for (unsigned i = 0, e = args.size(); i != e; ++i) {
23114       StringRef piece(*args[i]);
23115       if (!s.startswith(piece)) // Check if the piece matches.
23116         return false;
23117
23118       s = s.substr(piece.size());
23119       StringRef::size_type pos = s.find_first_not_of(" \t");
23120       if (pos == 0) // We matched a prefix.
23121         return false;
23122
23123       s = s.substr(pos);
23124     }
23125
23126     return s.empty();
23127   }
23128   const VariadicFunction1<bool, StringRef, StringRef, matchAsmImpl> matchAsm={};
23129 }
23130
23131 static bool clobbersFlagRegisters(const SmallVector<StringRef, 4> &AsmPieces) {
23132
23133   if (AsmPieces.size() == 3 || AsmPieces.size() == 4) {
23134     if (std::count(AsmPieces.begin(), AsmPieces.end(), "~{cc}") &&
23135         std::count(AsmPieces.begin(), AsmPieces.end(), "~{flags}") &&
23136         std::count(AsmPieces.begin(), AsmPieces.end(), "~{fpsr}")) {
23137
23138       if (AsmPieces.size() == 3)
23139         return true;
23140       else if (std::count(AsmPieces.begin(), AsmPieces.end(), "~{dirflag}"))
23141         return true;
23142     }
23143   }
23144   return false;
23145 }
23146
23147 bool X86TargetLowering::ExpandInlineAsm(CallInst *CI) const {
23148   InlineAsm *IA = cast<InlineAsm>(CI->getCalledValue());
23149
23150   std::string AsmStr = IA->getAsmString();
23151
23152   IntegerType *Ty = dyn_cast<IntegerType>(CI->getType());
23153   if (!Ty || Ty->getBitWidth() % 16 != 0)
23154     return false;
23155
23156   // TODO: should remove alternatives from the asmstring: "foo {a|b}" -> "foo a"
23157   SmallVector<StringRef, 4> AsmPieces;
23158   SplitString(AsmStr, AsmPieces, ";\n");
23159
23160   switch (AsmPieces.size()) {
23161   default: return false;
23162   case 1:
23163     // FIXME: this should verify that we are targeting a 486 or better.  If not,
23164     // we will turn this bswap into something that will be lowered to logical
23165     // ops instead of emitting the bswap asm.  For now, we don't support 486 or
23166     // lower so don't worry about this.
23167     // bswap $0
23168     if (matchAsm(AsmPieces[0], "bswap", "$0") ||
23169         matchAsm(AsmPieces[0], "bswapl", "$0") ||
23170         matchAsm(AsmPieces[0], "bswapq", "$0") ||
23171         matchAsm(AsmPieces[0], "bswap", "${0:q}") ||
23172         matchAsm(AsmPieces[0], "bswapl", "${0:q}") ||
23173         matchAsm(AsmPieces[0], "bswapq", "${0:q}")) {
23174       // No need to check constraints, nothing other than the equivalent of
23175       // "=r,0" would be valid here.
23176       return IntrinsicLowering::LowerToByteSwap(CI);
23177     }
23178
23179     // rorw $$8, ${0:w}  -->  llvm.bswap.i16
23180     if (CI->getType()->isIntegerTy(16) &&
23181         IA->getConstraintString().compare(0, 5, "=r,0,") == 0 &&
23182         (matchAsm(AsmPieces[0], "rorw", "$$8,", "${0:w}") ||
23183          matchAsm(AsmPieces[0], "rolw", "$$8,", "${0:w}"))) {
23184       AsmPieces.clear();
23185       const std::string &ConstraintsStr = IA->getConstraintString();
23186       SplitString(StringRef(ConstraintsStr).substr(5), AsmPieces, ",");
23187       array_pod_sort(AsmPieces.begin(), AsmPieces.end());
23188       if (clobbersFlagRegisters(AsmPieces))
23189         return IntrinsicLowering::LowerToByteSwap(CI);
23190     }
23191     break;
23192   case 3:
23193     if (CI->getType()->isIntegerTy(32) &&
23194         IA->getConstraintString().compare(0, 5, "=r,0,") == 0 &&
23195         matchAsm(AsmPieces[0], "rorw", "$$8,", "${0:w}") &&
23196         matchAsm(AsmPieces[1], "rorl", "$$16,", "$0") &&
23197         matchAsm(AsmPieces[2], "rorw", "$$8,", "${0:w}")) {
23198       AsmPieces.clear();
23199       const std::string &ConstraintsStr = IA->getConstraintString();
23200       SplitString(StringRef(ConstraintsStr).substr(5), AsmPieces, ",");
23201       array_pod_sort(AsmPieces.begin(), AsmPieces.end());
23202       if (clobbersFlagRegisters(AsmPieces))
23203         return IntrinsicLowering::LowerToByteSwap(CI);
23204     }
23205
23206     if (CI->getType()->isIntegerTy(64)) {
23207       InlineAsm::ConstraintInfoVector Constraints = IA->ParseConstraints();
23208       if (Constraints.size() >= 2 &&
23209           Constraints[0].Codes.size() == 1 && Constraints[0].Codes[0] == "A" &&
23210           Constraints[1].Codes.size() == 1 && Constraints[1].Codes[0] == "0") {
23211         // bswap %eax / bswap %edx / xchgl %eax, %edx  -> llvm.bswap.i64
23212         if (matchAsm(AsmPieces[0], "bswap", "%eax") &&
23213             matchAsm(AsmPieces[1], "bswap", "%edx") &&
23214             matchAsm(AsmPieces[2], "xchgl", "%eax,", "%edx"))
23215           return IntrinsicLowering::LowerToByteSwap(CI);
23216       }
23217     }
23218     break;
23219   }
23220   return false;
23221 }
23222
23223 /// getConstraintType - Given a constraint letter, return the type of
23224 /// constraint it is for this target.
23225 X86TargetLowering::ConstraintType
23226 X86TargetLowering::getConstraintType(const std::string &Constraint) const {
23227   if (Constraint.size() == 1) {
23228     switch (Constraint[0]) {
23229     case 'R':
23230     case 'q':
23231     case 'Q':
23232     case 'f':
23233     case 't':
23234     case 'u':
23235     case 'y':
23236     case 'x':
23237     case 'Y':
23238     case 'l':
23239       return C_RegisterClass;
23240     case 'a':
23241     case 'b':
23242     case 'c':
23243     case 'd':
23244     case 'S':
23245     case 'D':
23246     case 'A':
23247       return C_Register;
23248     case 'I':
23249     case 'J':
23250     case 'K':
23251     case 'L':
23252     case 'M':
23253     case 'N':
23254     case 'G':
23255     case 'C':
23256     case 'e':
23257     case 'Z':
23258       return C_Other;
23259     default:
23260       break;
23261     }
23262   }
23263   return TargetLowering::getConstraintType(Constraint);
23264 }
23265
23266 /// Examine constraint type and operand type and determine a weight value.
23267 /// This object must already have been set up with the operand type
23268 /// and the current alternative constraint selected.
23269 TargetLowering::ConstraintWeight
23270   X86TargetLowering::getSingleConstraintMatchWeight(
23271     AsmOperandInfo &info, const char *constraint) const {
23272   ConstraintWeight weight = CW_Invalid;
23273   Value *CallOperandVal = info.CallOperandVal;
23274     // If we don't have a value, we can't do a match,
23275     // but allow it at the lowest weight.
23276   if (!CallOperandVal)
23277     return CW_Default;
23278   Type *type = CallOperandVal->getType();
23279   // Look at the constraint type.
23280   switch (*constraint) {
23281   default:
23282     weight = TargetLowering::getSingleConstraintMatchWeight(info, constraint);
23283   case 'R':
23284   case 'q':
23285   case 'Q':
23286   case 'a':
23287   case 'b':
23288   case 'c':
23289   case 'd':
23290   case 'S':
23291   case 'D':
23292   case 'A':
23293     if (CallOperandVal->getType()->isIntegerTy())
23294       weight = CW_SpecificReg;
23295     break;
23296   case 'f':
23297   case 't':
23298   case 'u':
23299     if (type->isFloatingPointTy())
23300       weight = CW_SpecificReg;
23301     break;
23302   case 'y':
23303     if (type->isX86_MMXTy() && Subtarget->hasMMX())
23304       weight = CW_SpecificReg;
23305     break;
23306   case 'x':
23307   case 'Y':
23308     if (((type->getPrimitiveSizeInBits() == 128) && Subtarget->hasSSE1()) ||
23309         ((type->getPrimitiveSizeInBits() == 256) && Subtarget->hasFp256()))
23310       weight = CW_Register;
23311     break;
23312   case 'I':
23313     if (ConstantInt *C = dyn_cast<ConstantInt>(info.CallOperandVal)) {
23314       if (C->getZExtValue() <= 31)
23315         weight = CW_Constant;
23316     }
23317     break;
23318   case 'J':
23319     if (ConstantInt *C = dyn_cast<ConstantInt>(CallOperandVal)) {
23320       if (C->getZExtValue() <= 63)
23321         weight = CW_Constant;
23322     }
23323     break;
23324   case 'K':
23325     if (ConstantInt *C = dyn_cast<ConstantInt>(CallOperandVal)) {
23326       if ((C->getSExtValue() >= -0x80) && (C->getSExtValue() <= 0x7f))
23327         weight = CW_Constant;
23328     }
23329     break;
23330   case 'L':
23331     if (ConstantInt *C = dyn_cast<ConstantInt>(CallOperandVal)) {
23332       if ((C->getZExtValue() == 0xff) || (C->getZExtValue() == 0xffff))
23333         weight = CW_Constant;
23334     }
23335     break;
23336   case 'M':
23337     if (ConstantInt *C = dyn_cast<ConstantInt>(CallOperandVal)) {
23338       if (C->getZExtValue() <= 3)
23339         weight = CW_Constant;
23340     }
23341     break;
23342   case 'N':
23343     if (ConstantInt *C = dyn_cast<ConstantInt>(CallOperandVal)) {
23344       if (C->getZExtValue() <= 0xff)
23345         weight = CW_Constant;
23346     }
23347     break;
23348   case 'G':
23349   case 'C':
23350     if (dyn_cast<ConstantFP>(CallOperandVal)) {
23351       weight = CW_Constant;
23352     }
23353     break;
23354   case 'e':
23355     if (ConstantInt *C = dyn_cast<ConstantInt>(CallOperandVal)) {
23356       if ((C->getSExtValue() >= -0x80000000LL) &&
23357           (C->getSExtValue() <= 0x7fffffffLL))
23358         weight = CW_Constant;
23359     }
23360     break;
23361   case 'Z':
23362     if (ConstantInt *C = dyn_cast<ConstantInt>(CallOperandVal)) {
23363       if (C->getZExtValue() <= 0xffffffff)
23364         weight = CW_Constant;
23365     }
23366     break;
23367   }
23368   return weight;
23369 }
23370
23371 /// LowerXConstraint - try to replace an X constraint, which matches anything,
23372 /// with another that has more specific requirements based on the type of the
23373 /// corresponding operand.
23374 const char *X86TargetLowering::
23375 LowerXConstraint(EVT ConstraintVT) const {
23376   // FP X constraints get lowered to SSE1/2 registers if available, otherwise
23377   // 'f' like normal targets.
23378   if (ConstraintVT.isFloatingPoint()) {
23379     if (Subtarget->hasSSE2())
23380       return "Y";
23381     if (Subtarget->hasSSE1())
23382       return "x";
23383   }
23384
23385   return TargetLowering::LowerXConstraint(ConstraintVT);
23386 }
23387
23388 /// LowerAsmOperandForConstraint - Lower the specified operand into the Ops
23389 /// vector.  If it is invalid, don't add anything to Ops.
23390 void X86TargetLowering::LowerAsmOperandForConstraint(SDValue Op,
23391                                                      std::string &Constraint,
23392                                                      std::vector<SDValue>&Ops,
23393                                                      SelectionDAG &DAG) const {
23394   SDValue Result;
23395
23396   // Only support length 1 constraints for now.
23397   if (Constraint.length() > 1) return;
23398
23399   char ConstraintLetter = Constraint[0];
23400   switch (ConstraintLetter) {
23401   default: break;
23402   case 'I':
23403     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op)) {
23404       if (C->getZExtValue() <= 31) {
23405         Result = DAG.getTargetConstant(C->getZExtValue(), Op.getValueType());
23406         break;
23407       }
23408     }
23409     return;
23410   case 'J':
23411     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op)) {
23412       if (C->getZExtValue() <= 63) {
23413         Result = DAG.getTargetConstant(C->getZExtValue(), Op.getValueType());
23414         break;
23415       }
23416     }
23417     return;
23418   case 'K':
23419     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op)) {
23420       if (isInt<8>(C->getSExtValue())) {
23421         Result = DAG.getTargetConstant(C->getZExtValue(), Op.getValueType());
23422         break;
23423       }
23424     }
23425     return;
23426   case 'N':
23427     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op)) {
23428       if (C->getZExtValue() <= 255) {
23429         Result = DAG.getTargetConstant(C->getZExtValue(), Op.getValueType());
23430         break;
23431       }
23432     }
23433     return;
23434   case 'e': {
23435     // 32-bit signed value
23436     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op)) {
23437       if (ConstantInt::isValueValidForType(Type::getInt32Ty(*DAG.getContext()),
23438                                            C->getSExtValue())) {
23439         // Widen to 64 bits here to get it sign extended.
23440         Result = DAG.getTargetConstant(C->getSExtValue(), MVT::i64);
23441         break;
23442       }
23443     // FIXME gcc accepts some relocatable values here too, but only in certain
23444     // memory models; it's complicated.
23445     }
23446     return;
23447   }
23448   case 'Z': {
23449     // 32-bit unsigned value
23450     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op)) {
23451       if (ConstantInt::isValueValidForType(Type::getInt32Ty(*DAG.getContext()),
23452                                            C->getZExtValue())) {
23453         Result = DAG.getTargetConstant(C->getZExtValue(), Op.getValueType());
23454         break;
23455       }
23456     }
23457     // FIXME gcc accepts some relocatable values here too, but only in certain
23458     // memory models; it's complicated.
23459     return;
23460   }
23461   case 'i': {
23462     // Literal immediates are always ok.
23463     if (ConstantSDNode *CST = dyn_cast<ConstantSDNode>(Op)) {
23464       // Widen to 64 bits here to get it sign extended.
23465       Result = DAG.getTargetConstant(CST->getSExtValue(), MVT::i64);
23466       break;
23467     }
23468
23469     // In any sort of PIC mode addresses need to be computed at runtime by
23470     // adding in a register or some sort of table lookup.  These can't
23471     // be used as immediates.
23472     if (Subtarget->isPICStyleGOT() || Subtarget->isPICStyleStubPIC())
23473       return;
23474
23475     // If we are in non-pic codegen mode, we allow the address of a global (with
23476     // an optional displacement) to be used with 'i'.
23477     GlobalAddressSDNode *GA = nullptr;
23478     int64_t Offset = 0;
23479
23480     // Match either (GA), (GA+C), (GA+C1+C2), etc.
23481     while (1) {
23482       if ((GA = dyn_cast<GlobalAddressSDNode>(Op))) {
23483         Offset += GA->getOffset();
23484         break;
23485       } else if (Op.getOpcode() == ISD::ADD) {
23486         if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op.getOperand(1))) {
23487           Offset += C->getZExtValue();
23488           Op = Op.getOperand(0);
23489           continue;
23490         }
23491       } else if (Op.getOpcode() == ISD::SUB) {
23492         if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op.getOperand(1))) {
23493           Offset += -C->getZExtValue();
23494           Op = Op.getOperand(0);
23495           continue;
23496         }
23497       }
23498
23499       // Otherwise, this isn't something we can handle, reject it.
23500       return;
23501     }
23502
23503     const GlobalValue *GV = GA->getGlobal();
23504     // If we require an extra load to get this address, as in PIC mode, we
23505     // can't accept it.
23506     if (isGlobalStubReference(
23507             Subtarget->ClassifyGlobalReference(GV, DAG.getTarget())))
23508       return;
23509
23510     Result = DAG.getTargetGlobalAddress(GV, SDLoc(Op),
23511                                         GA->getValueType(0), Offset);
23512     break;
23513   }
23514   }
23515
23516   if (Result.getNode()) {
23517     Ops.push_back(Result);
23518     return;
23519   }
23520   return TargetLowering::LowerAsmOperandForConstraint(Op, Constraint, Ops, DAG);
23521 }
23522
23523 std::pair<unsigned, const TargetRegisterClass*>
23524 X86TargetLowering::getRegForInlineAsmConstraint(const std::string &Constraint,
23525                                                 MVT VT) const {
23526   // First, see if this is a constraint that directly corresponds to an LLVM
23527   // register class.
23528   if (Constraint.size() == 1) {
23529     // GCC Constraint Letters
23530     switch (Constraint[0]) {
23531     default: break;
23532       // TODO: Slight differences here in allocation order and leaving
23533       // RIP in the class. Do they matter any more here than they do
23534       // in the normal allocation?
23535     case 'q':   // GENERAL_REGS in 64-bit mode, Q_REGS in 32-bit mode.
23536       if (Subtarget->is64Bit()) {
23537         if (VT == MVT::i32 || VT == MVT::f32)
23538           return std::make_pair(0U, &X86::GR32RegClass);
23539         if (VT == MVT::i16)
23540           return std::make_pair(0U, &X86::GR16RegClass);
23541         if (VT == MVT::i8 || VT == MVT::i1)
23542           return std::make_pair(0U, &X86::GR8RegClass);
23543         if (VT == MVT::i64 || VT == MVT::f64)
23544           return std::make_pair(0U, &X86::GR64RegClass);
23545         break;
23546       }
23547       // 32-bit fallthrough
23548     case 'Q':   // Q_REGS
23549       if (VT == MVT::i32 || VT == MVT::f32)
23550         return std::make_pair(0U, &X86::GR32_ABCDRegClass);
23551       if (VT == MVT::i16)
23552         return std::make_pair(0U, &X86::GR16_ABCDRegClass);
23553       if (VT == MVT::i8 || VT == MVT::i1)
23554         return std::make_pair(0U, &X86::GR8_ABCD_LRegClass);
23555       if (VT == MVT::i64)
23556         return std::make_pair(0U, &X86::GR64_ABCDRegClass);
23557       break;
23558     case 'r':   // GENERAL_REGS
23559     case 'l':   // INDEX_REGS
23560       if (VT == MVT::i8 || VT == MVT::i1)
23561         return std::make_pair(0U, &X86::GR8RegClass);
23562       if (VT == MVT::i16)
23563         return std::make_pair(0U, &X86::GR16RegClass);
23564       if (VT == MVT::i32 || VT == MVT::f32 || !Subtarget->is64Bit())
23565         return std::make_pair(0U, &X86::GR32RegClass);
23566       return std::make_pair(0U, &X86::GR64RegClass);
23567     case 'R':   // LEGACY_REGS
23568       if (VT == MVT::i8 || VT == MVT::i1)
23569         return std::make_pair(0U, &X86::GR8_NOREXRegClass);
23570       if (VT == MVT::i16)
23571         return std::make_pair(0U, &X86::GR16_NOREXRegClass);
23572       if (VT == MVT::i32 || !Subtarget->is64Bit())
23573         return std::make_pair(0U, &X86::GR32_NOREXRegClass);
23574       return std::make_pair(0U, &X86::GR64_NOREXRegClass);
23575     case 'f':  // FP Stack registers.
23576       // If SSE is enabled for this VT, use f80 to ensure the isel moves the
23577       // value to the correct fpstack register class.
23578       if (VT == MVT::f32 && !isScalarFPTypeInSSEReg(VT))
23579         return std::make_pair(0U, &X86::RFP32RegClass);
23580       if (VT == MVT::f64 && !isScalarFPTypeInSSEReg(VT))
23581         return std::make_pair(0U, &X86::RFP64RegClass);
23582       return std::make_pair(0U, &X86::RFP80RegClass);
23583     case 'y':   // MMX_REGS if MMX allowed.
23584       if (!Subtarget->hasMMX()) break;
23585       return std::make_pair(0U, &X86::VR64RegClass);
23586     case 'Y':   // SSE_REGS if SSE2 allowed
23587       if (!Subtarget->hasSSE2()) break;
23588       // FALL THROUGH.
23589     case 'x':   // SSE_REGS if SSE1 allowed or AVX_REGS if AVX allowed
23590       if (!Subtarget->hasSSE1()) break;
23591
23592       switch (VT.SimpleTy) {
23593       default: break;
23594       // Scalar SSE types.
23595       case MVT::f32:
23596       case MVT::i32:
23597         return std::make_pair(0U, &X86::FR32RegClass);
23598       case MVT::f64:
23599       case MVT::i64:
23600         return std::make_pair(0U, &X86::FR64RegClass);
23601       // Vector types.
23602       case MVT::v16i8:
23603       case MVT::v8i16:
23604       case MVT::v4i32:
23605       case MVT::v2i64:
23606       case MVT::v4f32:
23607       case MVT::v2f64:
23608         return std::make_pair(0U, &X86::VR128RegClass);
23609       // AVX types.
23610       case MVT::v32i8:
23611       case MVT::v16i16:
23612       case MVT::v8i32:
23613       case MVT::v4i64:
23614       case MVT::v8f32:
23615       case MVT::v4f64:
23616         return std::make_pair(0U, &X86::VR256RegClass);
23617       case MVT::v8f64:
23618       case MVT::v16f32:
23619       case MVT::v16i32:
23620       case MVT::v8i64:
23621         return std::make_pair(0U, &X86::VR512RegClass);
23622       }
23623       break;
23624     }
23625   }
23626
23627   // Use the default implementation in TargetLowering to convert the register
23628   // constraint into a member of a register class.
23629   std::pair<unsigned, const TargetRegisterClass*> Res;
23630   Res = TargetLowering::getRegForInlineAsmConstraint(Constraint, VT);
23631
23632   // Not found as a standard register?
23633   if (!Res.second) {
23634     // Map st(0) -> st(7) -> ST0
23635     if (Constraint.size() == 7 && Constraint[0] == '{' &&
23636         tolower(Constraint[1]) == 's' &&
23637         tolower(Constraint[2]) == 't' &&
23638         Constraint[3] == '(' &&
23639         (Constraint[4] >= '0' && Constraint[4] <= '7') &&
23640         Constraint[5] == ')' &&
23641         Constraint[6] == '}') {
23642
23643       Res.first = X86::FP0+Constraint[4]-'0';
23644       Res.second = &X86::RFP80RegClass;
23645       return Res;
23646     }
23647
23648     // GCC allows "st(0)" to be called just plain "st".
23649     if (StringRef("{st}").equals_lower(Constraint)) {
23650       Res.first = X86::FP0;
23651       Res.second = &X86::RFP80RegClass;
23652       return Res;
23653     }
23654
23655     // flags -> EFLAGS
23656     if (StringRef("{flags}").equals_lower(Constraint)) {
23657       Res.first = X86::EFLAGS;
23658       Res.second = &X86::CCRRegClass;
23659       return Res;
23660     }
23661
23662     // 'A' means EAX + EDX.
23663     if (Constraint == "A") {
23664       Res.first = X86::EAX;
23665       Res.second = &X86::GR32_ADRegClass;
23666       return Res;
23667     }
23668     return Res;
23669   }
23670
23671   // Otherwise, check to see if this is a register class of the wrong value
23672   // type.  For example, we want to map "{ax},i32" -> {eax}, we don't want it to
23673   // turn into {ax},{dx}.
23674   if (Res.second->hasType(VT))
23675     return Res;   // Correct type already, nothing to do.
23676
23677   // All of the single-register GCC register classes map their values onto
23678   // 16-bit register pieces "ax","dx","cx","bx","si","di","bp","sp".  If we
23679   // really want an 8-bit or 32-bit register, map to the appropriate register
23680   // class and return the appropriate register.
23681   if (Res.second == &X86::GR16RegClass) {
23682     if (VT == MVT::i8 || VT == MVT::i1) {
23683       unsigned DestReg = 0;
23684       switch (Res.first) {
23685       default: break;
23686       case X86::AX: DestReg = X86::AL; break;
23687       case X86::DX: DestReg = X86::DL; break;
23688       case X86::CX: DestReg = X86::CL; break;
23689       case X86::BX: DestReg = X86::BL; break;
23690       }
23691       if (DestReg) {
23692         Res.first = DestReg;
23693         Res.second = &X86::GR8RegClass;
23694       }
23695     } else if (VT == MVT::i32 || VT == MVT::f32) {
23696       unsigned DestReg = 0;
23697       switch (Res.first) {
23698       default: break;
23699       case X86::AX: DestReg = X86::EAX; break;
23700       case X86::DX: DestReg = X86::EDX; break;
23701       case X86::CX: DestReg = X86::ECX; break;
23702       case X86::BX: DestReg = X86::EBX; break;
23703       case X86::SI: DestReg = X86::ESI; break;
23704       case X86::DI: DestReg = X86::EDI; break;
23705       case X86::BP: DestReg = X86::EBP; break;
23706       case X86::SP: DestReg = X86::ESP; break;
23707       }
23708       if (DestReg) {
23709         Res.first = DestReg;
23710         Res.second = &X86::GR32RegClass;
23711       }
23712     } else if (VT == MVT::i64 || VT == MVT::f64) {
23713       unsigned DestReg = 0;
23714       switch (Res.first) {
23715       default: break;
23716       case X86::AX: DestReg = X86::RAX; break;
23717       case X86::DX: DestReg = X86::RDX; break;
23718       case X86::CX: DestReg = X86::RCX; break;
23719       case X86::BX: DestReg = X86::RBX; break;
23720       case X86::SI: DestReg = X86::RSI; break;
23721       case X86::DI: DestReg = X86::RDI; break;
23722       case X86::BP: DestReg = X86::RBP; break;
23723       case X86::SP: DestReg = X86::RSP; break;
23724       }
23725       if (DestReg) {
23726         Res.first = DestReg;
23727         Res.second = &X86::GR64RegClass;
23728       }
23729     }
23730   } else if (Res.second == &X86::FR32RegClass ||
23731              Res.second == &X86::FR64RegClass ||
23732              Res.second == &X86::VR128RegClass ||
23733              Res.second == &X86::VR256RegClass ||
23734              Res.second == &X86::FR32XRegClass ||
23735              Res.second == &X86::FR64XRegClass ||
23736              Res.second == &X86::VR128XRegClass ||
23737              Res.second == &X86::VR256XRegClass ||
23738              Res.second == &X86::VR512RegClass) {
23739     // Handle references to XMM physical registers that got mapped into the
23740     // wrong class.  This can happen with constraints like {xmm0} where the
23741     // target independent register mapper will just pick the first match it can
23742     // find, ignoring the required type.
23743
23744     if (VT == MVT::f32 || VT == MVT::i32)
23745       Res.second = &X86::FR32RegClass;
23746     else if (VT == MVT::f64 || VT == MVT::i64)
23747       Res.second = &X86::FR64RegClass;
23748     else if (X86::VR128RegClass.hasType(VT))
23749       Res.second = &X86::VR128RegClass;
23750     else if (X86::VR256RegClass.hasType(VT))
23751       Res.second = &X86::VR256RegClass;
23752     else if (X86::VR512RegClass.hasType(VT))
23753       Res.second = &X86::VR512RegClass;
23754   }
23755
23756   return Res;
23757 }
23758
23759 int X86TargetLowering::getScalingFactorCost(const AddrMode &AM,
23760                                             Type *Ty) const {
23761   // Scaling factors are not free at all.
23762   // An indexed folded instruction, i.e., inst (reg1, reg2, scale),
23763   // will take 2 allocations in the out of order engine instead of 1
23764   // for plain addressing mode, i.e. inst (reg1).
23765   // E.g.,
23766   // vaddps (%rsi,%drx), %ymm0, %ymm1
23767   // Requires two allocations (one for the load, one for the computation)
23768   // whereas:
23769   // vaddps (%rsi), %ymm0, %ymm1
23770   // Requires just 1 allocation, i.e., freeing allocations for other operations
23771   // and having less micro operations to execute.
23772   //
23773   // For some X86 architectures, this is even worse because for instance for
23774   // stores, the complex addressing mode forces the instruction to use the
23775   // "load" ports instead of the dedicated "store" port.
23776   // E.g., on Haswell:
23777   // vmovaps %ymm1, (%r8, %rdi) can use port 2 or 3.
23778   // vmovaps %ymm1, (%r8) can use port 2, 3, or 7.   
23779   if (isLegalAddressingMode(AM, Ty))
23780     // Scale represents reg2 * scale, thus account for 1
23781     // as soon as we use a second register.
23782     return AM.Scale != 0;
23783   return -1;
23784 }
23785
23786 bool X86TargetLowering::isTargetFTOL() const {
23787   return Subtarget->isTargetKnownWindowsMSVC() && !Subtarget->is64Bit();
23788 }