Add patterns for the x86 popcnt instruction.
[oota-llvm.git] / lib / Target / X86 / X86ISelLowering.cpp
1 //===-- X86ISelLowering.cpp - X86 DAG Lowering Implementation -------------===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 // This file defines the interfaces that X86 uses to lower LLVM code into a
11 // selection DAG.
12 //
13 //===----------------------------------------------------------------------===//
14
15 #define DEBUG_TYPE "x86-isel"
16 #include "X86.h"
17 #include "X86InstrBuilder.h"
18 #include "X86ISelLowering.h"
19 #include "X86ShuffleDecode.h"
20 #include "X86TargetMachine.h"
21 #include "X86TargetObjectFile.h"
22 #include "llvm/CallingConv.h"
23 #include "llvm/Constants.h"
24 #include "llvm/DerivedTypes.h"
25 #include "llvm/GlobalAlias.h"
26 #include "llvm/GlobalVariable.h"
27 #include "llvm/Function.h"
28 #include "llvm/Instructions.h"
29 #include "llvm/Intrinsics.h"
30 #include "llvm/LLVMContext.h"
31 #include "llvm/CodeGen/MachineFrameInfo.h"
32 #include "llvm/CodeGen/MachineFunction.h"
33 #include "llvm/CodeGen/MachineInstrBuilder.h"
34 #include "llvm/CodeGen/MachineJumpTableInfo.h"
35 #include "llvm/CodeGen/MachineModuleInfo.h"
36 #include "llvm/CodeGen/MachineRegisterInfo.h"
37 #include "llvm/CodeGen/PseudoSourceValue.h"
38 #include "llvm/MC/MCAsmInfo.h"
39 #include "llvm/MC/MCContext.h"
40 #include "llvm/MC/MCExpr.h"
41 #include "llvm/MC/MCSymbol.h"
42 #include "llvm/ADT/BitVector.h"
43 #include "llvm/ADT/SmallSet.h"
44 #include "llvm/ADT/Statistic.h"
45 #include "llvm/ADT/StringExtras.h"
46 #include "llvm/ADT/VectorExtras.h"
47 #include "llvm/Support/CommandLine.h"
48 #include "llvm/Support/Debug.h"
49 #include "llvm/Support/Dwarf.h"
50 #include "llvm/Support/ErrorHandling.h"
51 #include "llvm/Support/MathExtras.h"
52 #include "llvm/Support/raw_ostream.h"
53 using namespace llvm;
54 using namespace dwarf;
55
56 STATISTIC(NumTailCalls, "Number of tail calls");
57
58 static cl::opt<bool>
59 DisableMMX("disable-mmx", cl::Hidden, cl::desc("Disable use of MMX"));
60
61 // Forward declarations.
62 static SDValue getMOVL(SelectionDAG &DAG, DebugLoc dl, EVT VT, SDValue V1,
63                        SDValue V2);
64
65 static TargetLoweringObjectFile *createTLOF(X86TargetMachine &TM) {
66
67   bool is64Bit = TM.getSubtarget<X86Subtarget>().is64Bit();
68
69   if (TM.getSubtarget<X86Subtarget>().isTargetDarwin()) {
70     if (is64Bit) return new X8664_MachoTargetObjectFile();
71     return new TargetLoweringObjectFileMachO();
72   } else if (TM.getSubtarget<X86Subtarget>().isTargetELF() ){
73     if (is64Bit) return new X8664_ELFTargetObjectFile(TM);
74     return new X8632_ELFTargetObjectFile(TM);
75   } else if (TM.getSubtarget<X86Subtarget>().isTargetCOFF()) {
76     return new TargetLoweringObjectFileCOFF();
77   }
78   llvm_unreachable("unknown subtarget type");
79 }
80
81 X86TargetLowering::X86TargetLowering(X86TargetMachine &TM)
82   : TargetLowering(TM, createTLOF(TM)) {
83   Subtarget = &TM.getSubtarget<X86Subtarget>();
84   X86ScalarSSEf64 = Subtarget->hasSSE2();
85   X86ScalarSSEf32 = Subtarget->hasSSE1();
86   X86StackPtr = Subtarget->is64Bit() ? X86::RSP : X86::ESP;
87
88   RegInfo = TM.getRegisterInfo();
89   TD = getTargetData();
90
91   // Set up the TargetLowering object.
92
93   // X86 is weird, it always uses i8 for shift amounts and setcc results.
94   setShiftAmountType(MVT::i8);
95   setBooleanContents(ZeroOrOneBooleanContent);
96   setSchedulingPreference(Sched::RegPressure);
97   setStackPointerRegisterToSaveRestore(X86StackPtr);
98
99   if (Subtarget->isTargetWindows() && !Subtarget->isTargetCygMing()) {
100     // Setup Windows compiler runtime calls.
101     setLibcallName(RTLIB::SDIV_I64, "_alldiv");
102     setLibcallName(RTLIB::UDIV_I64, "_aulldiv");
103     setLibcallName(RTLIB::FPTOUINT_F64_I64, "_ftol2");
104     setLibcallName(RTLIB::FPTOUINT_F32_I64, "_ftol2");
105     setLibcallCallingConv(RTLIB::SDIV_I64, CallingConv::X86_StdCall);
106     setLibcallCallingConv(RTLIB::UDIV_I64, CallingConv::X86_StdCall);
107     setLibcallCallingConv(RTLIB::FPTOUINT_F64_I64, CallingConv::C);
108     setLibcallCallingConv(RTLIB::FPTOUINT_F32_I64, CallingConv::C);
109   }
110
111   if (Subtarget->isTargetDarwin()) {
112     // Darwin should use _setjmp/_longjmp instead of setjmp/longjmp.
113     setUseUnderscoreSetJmp(false);
114     setUseUnderscoreLongJmp(false);
115   } else if (Subtarget->isTargetMingw()) {
116     // MS runtime is weird: it exports _setjmp, but longjmp!
117     setUseUnderscoreSetJmp(true);
118     setUseUnderscoreLongJmp(false);
119   } else {
120     setUseUnderscoreSetJmp(true);
121     setUseUnderscoreLongJmp(true);
122   }
123
124   // Set up the register classes.
125   addRegisterClass(MVT::i8, X86::GR8RegisterClass);
126   addRegisterClass(MVT::i16, X86::GR16RegisterClass);
127   addRegisterClass(MVT::i32, X86::GR32RegisterClass);
128   if (Subtarget->is64Bit())
129     addRegisterClass(MVT::i64, X86::GR64RegisterClass);
130
131   setLoadExtAction(ISD::SEXTLOAD, MVT::i1, Promote);
132
133   // We don't accept any truncstore of integer registers.
134   setTruncStoreAction(MVT::i64, MVT::i32, Expand);
135   setTruncStoreAction(MVT::i64, MVT::i16, Expand);
136   setTruncStoreAction(MVT::i64, MVT::i8 , Expand);
137   setTruncStoreAction(MVT::i32, MVT::i16, Expand);
138   setTruncStoreAction(MVT::i32, MVT::i8 , Expand);
139   setTruncStoreAction(MVT::i16, MVT::i8,  Expand);
140
141   // SETOEQ and SETUNE require checking two conditions.
142   setCondCodeAction(ISD::SETOEQ, MVT::f32, Expand);
143   setCondCodeAction(ISD::SETOEQ, MVT::f64, Expand);
144   setCondCodeAction(ISD::SETOEQ, MVT::f80, Expand);
145   setCondCodeAction(ISD::SETUNE, MVT::f32, Expand);
146   setCondCodeAction(ISD::SETUNE, MVT::f64, Expand);
147   setCondCodeAction(ISD::SETUNE, MVT::f80, Expand);
148
149   // Promote all UINT_TO_FP to larger SINT_TO_FP's, as X86 doesn't have this
150   // operation.
151   setOperationAction(ISD::UINT_TO_FP       , MVT::i1   , Promote);
152   setOperationAction(ISD::UINT_TO_FP       , MVT::i8   , Promote);
153   setOperationAction(ISD::UINT_TO_FP       , MVT::i16  , Promote);
154
155   if (Subtarget->is64Bit()) {
156     setOperationAction(ISD::UINT_TO_FP     , MVT::i32  , Promote);
157     setOperationAction(ISD::UINT_TO_FP     , MVT::i64  , Expand);
158   } else if (!UseSoftFloat) {
159     // We have an algorithm for SSE2->double, and we turn this into a
160     // 64-bit FILD followed by conditional FADD for other targets.
161     setOperationAction(ISD::UINT_TO_FP     , MVT::i64  , Custom);
162     // We have an algorithm for SSE2, and we turn this into a 64-bit
163     // FILD for other targets.
164     setOperationAction(ISD::UINT_TO_FP     , MVT::i32  , Custom);
165   }
166
167   // Promote i1/i8 SINT_TO_FP to larger SINT_TO_FP's, as X86 doesn't have
168   // this operation.
169   setOperationAction(ISD::SINT_TO_FP       , MVT::i1   , Promote);
170   setOperationAction(ISD::SINT_TO_FP       , MVT::i8   , Promote);
171
172   if (!UseSoftFloat) {
173     // SSE has no i16 to fp conversion, only i32
174     if (X86ScalarSSEf32) {
175       setOperationAction(ISD::SINT_TO_FP     , MVT::i16  , Promote);
176       // f32 and f64 cases are Legal, f80 case is not
177       setOperationAction(ISD::SINT_TO_FP     , MVT::i32  , Custom);
178     } else {
179       setOperationAction(ISD::SINT_TO_FP     , MVT::i16  , Custom);
180       setOperationAction(ISD::SINT_TO_FP     , MVT::i32  , Custom);
181     }
182   } else {
183     setOperationAction(ISD::SINT_TO_FP     , MVT::i16  , Promote);
184     setOperationAction(ISD::SINT_TO_FP     , MVT::i32  , Promote);
185   }
186
187   // In 32-bit mode these are custom lowered.  In 64-bit mode F32 and F64
188   // are Legal, f80 is custom lowered.
189   setOperationAction(ISD::FP_TO_SINT     , MVT::i64  , Custom);
190   setOperationAction(ISD::SINT_TO_FP     , MVT::i64  , Custom);
191
192   // Promote i1/i8 FP_TO_SINT to larger FP_TO_SINTS's, as X86 doesn't have
193   // this operation.
194   setOperationAction(ISD::FP_TO_SINT       , MVT::i1   , Promote);
195   setOperationAction(ISD::FP_TO_SINT       , MVT::i8   , Promote);
196
197   if (X86ScalarSSEf32) {
198     setOperationAction(ISD::FP_TO_SINT     , MVT::i16  , Promote);
199     // f32 and f64 cases are Legal, f80 case is not
200     setOperationAction(ISD::FP_TO_SINT     , MVT::i32  , Custom);
201   } else {
202     setOperationAction(ISD::FP_TO_SINT     , MVT::i16  , Custom);
203     setOperationAction(ISD::FP_TO_SINT     , MVT::i32  , Custom);
204   }
205
206   // Handle FP_TO_UINT by promoting the destination to a larger signed
207   // conversion.
208   setOperationAction(ISD::FP_TO_UINT       , MVT::i1   , Promote);
209   setOperationAction(ISD::FP_TO_UINT       , MVT::i8   , Promote);
210   setOperationAction(ISD::FP_TO_UINT       , MVT::i16  , Promote);
211
212   if (Subtarget->is64Bit()) {
213     setOperationAction(ISD::FP_TO_UINT     , MVT::i64  , Expand);
214     setOperationAction(ISD::FP_TO_UINT     , MVT::i32  , Promote);
215   } else if (!UseSoftFloat) {
216     if (X86ScalarSSEf32 && !Subtarget->hasSSE3())
217       // Expand FP_TO_UINT into a select.
218       // FIXME: We would like to use a Custom expander here eventually to do
219       // the optimal thing for SSE vs. the default expansion in the legalizer.
220       setOperationAction(ISD::FP_TO_UINT   , MVT::i32  , Expand);
221     else
222       // With SSE3 we can use fisttpll to convert to a signed i64; without
223       // SSE, we're stuck with a fistpll.
224       setOperationAction(ISD::FP_TO_UINT   , MVT::i32  , Custom);
225   }
226
227   // TODO: when we have SSE, these could be more efficient, by using movd/movq.
228   if (!X86ScalarSSEf64) {
229     setOperationAction(ISD::BITCAST        , MVT::f32  , Expand);
230     setOperationAction(ISD::BITCAST        , MVT::i32  , Expand);
231     if (Subtarget->is64Bit()) {
232       setOperationAction(ISD::BITCAST      , MVT::f64  , Expand);
233       // Without SSE, i64->f64 goes through memory.
234       setOperationAction(ISD::BITCAST      , MVT::i64  , Expand);
235     }
236   }
237
238   // Scalar integer divide and remainder are lowered to use operations that
239   // produce two results, to match the available instructions. This exposes
240   // the two-result form to trivial CSE, which is able to combine x/y and x%y
241   // into a single instruction.
242   //
243   // Scalar integer multiply-high is also lowered to use two-result
244   // operations, to match the available instructions. However, plain multiply
245   // (low) operations are left as Legal, as there are single-result
246   // instructions for this in x86. Using the two-result multiply instructions
247   // when both high and low results are needed must be arranged by dagcombine.
248   setOperationAction(ISD::MULHS           , MVT::i8    , Expand);
249   setOperationAction(ISD::MULHU           , MVT::i8    , Expand);
250   setOperationAction(ISD::SDIV            , MVT::i8    , Expand);
251   setOperationAction(ISD::UDIV            , MVT::i8    , Expand);
252   setOperationAction(ISD::SREM            , MVT::i8    , Expand);
253   setOperationAction(ISD::UREM            , MVT::i8    , Expand);
254   setOperationAction(ISD::MULHS           , MVT::i16   , Expand);
255   setOperationAction(ISD::MULHU           , MVT::i16   , Expand);
256   setOperationAction(ISD::SDIV            , MVT::i16   , Expand);
257   setOperationAction(ISD::UDIV            , MVT::i16   , Expand);
258   setOperationAction(ISD::SREM            , MVT::i16   , Expand);
259   setOperationAction(ISD::UREM            , MVT::i16   , Expand);
260   setOperationAction(ISD::MULHS           , MVT::i32   , Expand);
261   setOperationAction(ISD::MULHU           , MVT::i32   , Expand);
262   setOperationAction(ISD::SDIV            , MVT::i32   , Expand);
263   setOperationAction(ISD::UDIV            , MVT::i32   , Expand);
264   setOperationAction(ISD::SREM            , MVT::i32   , Expand);
265   setOperationAction(ISD::UREM            , MVT::i32   , Expand);
266   setOperationAction(ISD::MULHS           , MVT::i64   , Expand);
267   setOperationAction(ISD::MULHU           , MVT::i64   , Expand);
268   setOperationAction(ISD::SDIV            , MVT::i64   , Expand);
269   setOperationAction(ISD::UDIV            , MVT::i64   , Expand);
270   setOperationAction(ISD::SREM            , MVT::i64   , Expand);
271   setOperationAction(ISD::UREM            , MVT::i64   , Expand);
272
273   setOperationAction(ISD::BR_JT            , MVT::Other, Expand);
274   setOperationAction(ISD::BRCOND           , MVT::Other, Custom);
275   setOperationAction(ISD::BR_CC            , MVT::Other, Expand);
276   setOperationAction(ISD::SELECT_CC        , MVT::Other, Expand);
277   if (Subtarget->is64Bit())
278     setOperationAction(ISD::SIGN_EXTEND_INREG, MVT::i32, Legal);
279   setOperationAction(ISD::SIGN_EXTEND_INREG, MVT::i16  , Legal);
280   setOperationAction(ISD::SIGN_EXTEND_INREG, MVT::i8   , Legal);
281   setOperationAction(ISD::SIGN_EXTEND_INREG, MVT::i1   , Expand);
282   setOperationAction(ISD::FP_ROUND_INREG   , MVT::f32  , Expand);
283   setOperationAction(ISD::FREM             , MVT::f32  , Expand);
284   setOperationAction(ISD::FREM             , MVT::f64  , Expand);
285   setOperationAction(ISD::FREM             , MVT::f80  , Expand);
286   setOperationAction(ISD::FLT_ROUNDS_      , MVT::i32  , Custom);
287
288   setOperationAction(ISD::CTTZ             , MVT::i8   , Custom);
289   setOperationAction(ISD::CTLZ             , MVT::i8   , Custom);
290   setOperationAction(ISD::CTTZ             , MVT::i16  , Custom);
291   setOperationAction(ISD::CTLZ             , MVT::i16  , Custom);
292   setOperationAction(ISD::CTTZ             , MVT::i32  , Custom);
293   setOperationAction(ISD::CTLZ             , MVT::i32  , Custom);
294   if (Subtarget->is64Bit()) {
295     setOperationAction(ISD::CTTZ           , MVT::i64  , Custom);
296     setOperationAction(ISD::CTLZ           , MVT::i64  , Custom);
297   }
298
299   if (Subtarget->hasPOPCNT()) {
300     setOperationAction(ISD::CTPOP          , MVT::i8   , Promote);
301   } else {
302     setOperationAction(ISD::CTPOP          , MVT::i8   , Expand);
303     setOperationAction(ISD::CTPOP          , MVT::i16  , Expand);
304     setOperationAction(ISD::CTPOP          , MVT::i32  , Expand);
305     if (Subtarget->is64Bit())
306       setOperationAction(ISD::CTPOP        , MVT::i64  , Expand);
307   }
308
309   setOperationAction(ISD::READCYCLECOUNTER , MVT::i64  , Custom);
310   setOperationAction(ISD::BSWAP            , MVT::i16  , Expand);
311
312   // These should be promoted to a larger select which is supported.
313   setOperationAction(ISD::SELECT          , MVT::i1   , Promote);
314   // X86 wants to expand cmov itself.
315   setOperationAction(ISD::SELECT          , MVT::i8   , Custom);
316   setOperationAction(ISD::SELECT        , MVT::i16  , Custom);
317   setOperationAction(ISD::SELECT          , MVT::i32  , Custom);
318   setOperationAction(ISD::SELECT          , MVT::f32  , Custom);
319   setOperationAction(ISD::SELECT          , MVT::f64  , Custom);
320   setOperationAction(ISD::SELECT          , MVT::f80  , Custom);
321   setOperationAction(ISD::SETCC           , MVT::i8   , Custom);
322   setOperationAction(ISD::SETCC           , MVT::i16  , Custom);
323   setOperationAction(ISD::SETCC           , MVT::i32  , Custom);
324   setOperationAction(ISD::SETCC           , MVT::f32  , Custom);
325   setOperationAction(ISD::SETCC           , MVT::f64  , Custom);
326   setOperationAction(ISD::SETCC           , MVT::f80  , Custom);
327   if (Subtarget->is64Bit()) {
328     setOperationAction(ISD::SELECT        , MVT::i64  , Custom);
329     setOperationAction(ISD::SETCC         , MVT::i64  , Custom);
330   }
331   setOperationAction(ISD::EH_RETURN       , MVT::Other, Custom);
332
333   // Darwin ABI issue.
334   setOperationAction(ISD::ConstantPool    , MVT::i32  , Custom);
335   setOperationAction(ISD::JumpTable       , MVT::i32  , Custom);
336   setOperationAction(ISD::GlobalAddress   , MVT::i32  , Custom);
337   setOperationAction(ISD::GlobalTLSAddress, MVT::i32  , Custom);
338   if (Subtarget->is64Bit())
339     setOperationAction(ISD::GlobalTLSAddress, MVT::i64, Custom);
340   setOperationAction(ISD::ExternalSymbol  , MVT::i32  , Custom);
341   setOperationAction(ISD::BlockAddress    , MVT::i32  , Custom);
342   if (Subtarget->is64Bit()) {
343     setOperationAction(ISD::ConstantPool  , MVT::i64  , Custom);
344     setOperationAction(ISD::JumpTable     , MVT::i64  , Custom);
345     setOperationAction(ISD::GlobalAddress , MVT::i64  , Custom);
346     setOperationAction(ISD::ExternalSymbol, MVT::i64  , Custom);
347     setOperationAction(ISD::BlockAddress  , MVT::i64  , Custom);
348   }
349   // 64-bit addm sub, shl, sra, srl (iff 32-bit x86)
350   setOperationAction(ISD::SHL_PARTS       , MVT::i32  , Custom);
351   setOperationAction(ISD::SRA_PARTS       , MVT::i32  , Custom);
352   setOperationAction(ISD::SRL_PARTS       , MVT::i32  , Custom);
353   if (Subtarget->is64Bit()) {
354     setOperationAction(ISD::SHL_PARTS     , MVT::i64  , Custom);
355     setOperationAction(ISD::SRA_PARTS     , MVT::i64  , Custom);
356     setOperationAction(ISD::SRL_PARTS     , MVT::i64  , Custom);
357   }
358
359   if (Subtarget->hasSSE1())
360     setOperationAction(ISD::PREFETCH      , MVT::Other, Legal);
361
362   // We may not have a libcall for MEMBARRIER so we should lower this.
363   setOperationAction(ISD::MEMBARRIER    , MVT::Other, Custom);
364
365   // On X86 and X86-64, atomic operations are lowered to locked instructions.
366   // Locked instructions, in turn, have implicit fence semantics (all memory
367   // operations are flushed before issuing the locked instruction, and they
368   // are not buffered), so we can fold away the common pattern of
369   // fence-atomic-fence.
370   setShouldFoldAtomicFences(true);
371
372   // Expand certain atomics
373   setOperationAction(ISD::ATOMIC_CMP_SWAP, MVT::i8, Custom);
374   setOperationAction(ISD::ATOMIC_CMP_SWAP, MVT::i16, Custom);
375   setOperationAction(ISD::ATOMIC_CMP_SWAP, MVT::i32, Custom);
376   setOperationAction(ISD::ATOMIC_CMP_SWAP, MVT::i64, Custom);
377
378   setOperationAction(ISD::ATOMIC_LOAD_SUB, MVT::i8, Custom);
379   setOperationAction(ISD::ATOMIC_LOAD_SUB, MVT::i16, Custom);
380   setOperationAction(ISD::ATOMIC_LOAD_SUB, MVT::i32, Custom);
381   setOperationAction(ISD::ATOMIC_LOAD_SUB, MVT::i64, Custom);
382
383   if (!Subtarget->is64Bit()) {
384     setOperationAction(ISD::ATOMIC_LOAD_ADD, MVT::i64, Custom);
385     setOperationAction(ISD::ATOMIC_LOAD_SUB, MVT::i64, Custom);
386     setOperationAction(ISD::ATOMIC_LOAD_AND, MVT::i64, Custom);
387     setOperationAction(ISD::ATOMIC_LOAD_OR, MVT::i64, Custom);
388     setOperationAction(ISD::ATOMIC_LOAD_XOR, MVT::i64, Custom);
389     setOperationAction(ISD::ATOMIC_LOAD_NAND, MVT::i64, Custom);
390     setOperationAction(ISD::ATOMIC_SWAP, MVT::i64, Custom);
391   }
392
393   // FIXME - use subtarget debug flags
394   if (!Subtarget->isTargetDarwin() &&
395       !Subtarget->isTargetELF() &&
396       !Subtarget->isTargetCygMing()) {
397     setOperationAction(ISD::EH_LABEL, MVT::Other, Expand);
398   }
399
400   setOperationAction(ISD::EXCEPTIONADDR, MVT::i64, Expand);
401   setOperationAction(ISD::EHSELECTION,   MVT::i64, Expand);
402   setOperationAction(ISD::EXCEPTIONADDR, MVT::i32, Expand);
403   setOperationAction(ISD::EHSELECTION,   MVT::i32, Expand);
404   if (Subtarget->is64Bit()) {
405     setExceptionPointerRegister(X86::RAX);
406     setExceptionSelectorRegister(X86::RDX);
407   } else {
408     setExceptionPointerRegister(X86::EAX);
409     setExceptionSelectorRegister(X86::EDX);
410   }
411   setOperationAction(ISD::FRAME_TO_ARGS_OFFSET, MVT::i32, Custom);
412   setOperationAction(ISD::FRAME_TO_ARGS_OFFSET, MVT::i64, Custom);
413
414   setOperationAction(ISD::TRAMPOLINE, MVT::Other, Custom);
415
416   setOperationAction(ISD::TRAP, MVT::Other, Legal);
417
418   // VASTART needs to be custom lowered to use the VarArgsFrameIndex
419   setOperationAction(ISD::VASTART           , MVT::Other, Custom);
420   setOperationAction(ISD::VAEND             , MVT::Other, Expand);
421   if (Subtarget->is64Bit()) {
422     setOperationAction(ISD::VAARG           , MVT::Other, Custom);
423     setOperationAction(ISD::VACOPY          , MVT::Other, Custom);
424   } else {
425     setOperationAction(ISD::VAARG           , MVT::Other, Expand);
426     setOperationAction(ISD::VACOPY          , MVT::Other, Expand);
427   }
428
429   setOperationAction(ISD::STACKSAVE,          MVT::Other, Expand);
430   setOperationAction(ISD::STACKRESTORE,       MVT::Other, Expand);
431   if (Subtarget->is64Bit())
432     setOperationAction(ISD::DYNAMIC_STACKALLOC, MVT::i64, Expand);
433   if (Subtarget->isTargetCygMing() || Subtarget->isTargetWindows())
434     setOperationAction(ISD::DYNAMIC_STACKALLOC, MVT::i32, Custom);
435   else
436     setOperationAction(ISD::DYNAMIC_STACKALLOC, MVT::i32, Expand);
437
438   if (!UseSoftFloat && X86ScalarSSEf64) {
439     // f32 and f64 use SSE.
440     // Set up the FP register classes.
441     addRegisterClass(MVT::f32, X86::FR32RegisterClass);
442     addRegisterClass(MVT::f64, X86::FR64RegisterClass);
443
444     // Use ANDPD to simulate FABS.
445     setOperationAction(ISD::FABS , MVT::f64, Custom);
446     setOperationAction(ISD::FABS , MVT::f32, Custom);
447
448     // Use XORP to simulate FNEG.
449     setOperationAction(ISD::FNEG , MVT::f64, Custom);
450     setOperationAction(ISD::FNEG , MVT::f32, Custom);
451
452     // Use ANDPD and ORPD to simulate FCOPYSIGN.
453     setOperationAction(ISD::FCOPYSIGN, MVT::f64, Custom);
454     setOperationAction(ISD::FCOPYSIGN, MVT::f32, Custom);
455
456     // We don't support sin/cos/fmod
457     setOperationAction(ISD::FSIN , MVT::f64, Expand);
458     setOperationAction(ISD::FCOS , MVT::f64, Expand);
459     setOperationAction(ISD::FSIN , MVT::f32, Expand);
460     setOperationAction(ISD::FCOS , MVT::f32, Expand);
461
462     // Expand FP immediates into loads from the stack, except for the special
463     // cases we handle.
464     addLegalFPImmediate(APFloat(+0.0)); // xorpd
465     addLegalFPImmediate(APFloat(+0.0f)); // xorps
466   } else if (!UseSoftFloat && X86ScalarSSEf32) {
467     // Use SSE for f32, x87 for f64.
468     // Set up the FP register classes.
469     addRegisterClass(MVT::f32, X86::FR32RegisterClass);
470     addRegisterClass(MVT::f64, X86::RFP64RegisterClass);
471
472     // Use ANDPS to simulate FABS.
473     setOperationAction(ISD::FABS , MVT::f32, Custom);
474
475     // Use XORP to simulate FNEG.
476     setOperationAction(ISD::FNEG , MVT::f32, Custom);
477
478     setOperationAction(ISD::UNDEF,     MVT::f64, Expand);
479
480     // Use ANDPS and ORPS to simulate FCOPYSIGN.
481     setOperationAction(ISD::FCOPYSIGN, MVT::f64, Expand);
482     setOperationAction(ISD::FCOPYSIGN, MVT::f32, Custom);
483
484     // We don't support sin/cos/fmod
485     setOperationAction(ISD::FSIN , MVT::f32, Expand);
486     setOperationAction(ISD::FCOS , MVT::f32, Expand);
487
488     // Special cases we handle for FP constants.
489     addLegalFPImmediate(APFloat(+0.0f)); // xorps
490     addLegalFPImmediate(APFloat(+0.0)); // FLD0
491     addLegalFPImmediate(APFloat(+1.0)); // FLD1
492     addLegalFPImmediate(APFloat(-0.0)); // FLD0/FCHS
493     addLegalFPImmediate(APFloat(-1.0)); // FLD1/FCHS
494
495     if (!UnsafeFPMath) {
496       setOperationAction(ISD::FSIN           , MVT::f64  , Expand);
497       setOperationAction(ISD::FCOS           , MVT::f64  , Expand);
498     }
499   } else if (!UseSoftFloat) {
500     // f32 and f64 in x87.
501     // Set up the FP register classes.
502     addRegisterClass(MVT::f64, X86::RFP64RegisterClass);
503     addRegisterClass(MVT::f32, X86::RFP32RegisterClass);
504
505     setOperationAction(ISD::UNDEF,     MVT::f64, Expand);
506     setOperationAction(ISD::UNDEF,     MVT::f32, Expand);
507     setOperationAction(ISD::FCOPYSIGN, MVT::f64, Expand);
508     setOperationAction(ISD::FCOPYSIGN, MVT::f32, Expand);
509
510     if (!UnsafeFPMath) {
511       setOperationAction(ISD::FSIN           , MVT::f64  , Expand);
512       setOperationAction(ISD::FCOS           , MVT::f64  , Expand);
513     }
514     addLegalFPImmediate(APFloat(+0.0)); // FLD0
515     addLegalFPImmediate(APFloat(+1.0)); // FLD1
516     addLegalFPImmediate(APFloat(-0.0)); // FLD0/FCHS
517     addLegalFPImmediate(APFloat(-1.0)); // FLD1/FCHS
518     addLegalFPImmediate(APFloat(+0.0f)); // FLD0
519     addLegalFPImmediate(APFloat(+1.0f)); // FLD1
520     addLegalFPImmediate(APFloat(-0.0f)); // FLD0/FCHS
521     addLegalFPImmediate(APFloat(-1.0f)); // FLD1/FCHS
522   }
523
524   // Long double always uses X87.
525   if (!UseSoftFloat) {
526     addRegisterClass(MVT::f80, X86::RFP80RegisterClass);
527     setOperationAction(ISD::UNDEF,     MVT::f80, Expand);
528     setOperationAction(ISD::FCOPYSIGN, MVT::f80, Expand);
529     {
530       APFloat TmpFlt = APFloat::getZero(APFloat::x87DoubleExtended);
531       addLegalFPImmediate(TmpFlt);  // FLD0
532       TmpFlt.changeSign();
533       addLegalFPImmediate(TmpFlt);  // FLD0/FCHS
534
535       bool ignored;
536       APFloat TmpFlt2(+1.0);
537       TmpFlt2.convert(APFloat::x87DoubleExtended, APFloat::rmNearestTiesToEven,
538                       &ignored);
539       addLegalFPImmediate(TmpFlt2);  // FLD1
540       TmpFlt2.changeSign();
541       addLegalFPImmediate(TmpFlt2);  // FLD1/FCHS
542     }
543
544     if (!UnsafeFPMath) {
545       setOperationAction(ISD::FSIN           , MVT::f80  , Expand);
546       setOperationAction(ISD::FCOS           , MVT::f80  , Expand);
547     }
548   }
549
550   // Always use a library call for pow.
551   setOperationAction(ISD::FPOW             , MVT::f32  , Expand);
552   setOperationAction(ISD::FPOW             , MVT::f64  , Expand);
553   setOperationAction(ISD::FPOW             , MVT::f80  , Expand);
554
555   setOperationAction(ISD::FLOG, MVT::f80, Expand);
556   setOperationAction(ISD::FLOG2, MVT::f80, Expand);
557   setOperationAction(ISD::FLOG10, MVT::f80, Expand);
558   setOperationAction(ISD::FEXP, MVT::f80, Expand);
559   setOperationAction(ISD::FEXP2, MVT::f80, Expand);
560
561   // First set operation action for all vector types to either promote
562   // (for widening) or expand (for scalarization). Then we will selectively
563   // turn on ones that can be effectively codegen'd.
564   for (unsigned VT = (unsigned)MVT::FIRST_VECTOR_VALUETYPE;
565        VT <= (unsigned)MVT::LAST_VECTOR_VALUETYPE; ++VT) {
566     setOperationAction(ISD::ADD , (MVT::SimpleValueType)VT, Expand);
567     setOperationAction(ISD::SUB , (MVT::SimpleValueType)VT, Expand);
568     setOperationAction(ISD::FADD, (MVT::SimpleValueType)VT, Expand);
569     setOperationAction(ISD::FNEG, (MVT::SimpleValueType)VT, Expand);
570     setOperationAction(ISD::FSUB, (MVT::SimpleValueType)VT, Expand);
571     setOperationAction(ISD::MUL , (MVT::SimpleValueType)VT, Expand);
572     setOperationAction(ISD::FMUL, (MVT::SimpleValueType)VT, Expand);
573     setOperationAction(ISD::SDIV, (MVT::SimpleValueType)VT, Expand);
574     setOperationAction(ISD::UDIV, (MVT::SimpleValueType)VT, Expand);
575     setOperationAction(ISD::FDIV, (MVT::SimpleValueType)VT, Expand);
576     setOperationAction(ISD::SREM, (MVT::SimpleValueType)VT, Expand);
577     setOperationAction(ISD::UREM, (MVT::SimpleValueType)VT, Expand);
578     setOperationAction(ISD::LOAD, (MVT::SimpleValueType)VT, Expand);
579     setOperationAction(ISD::VECTOR_SHUFFLE, (MVT::SimpleValueType)VT, Expand);
580     setOperationAction(ISD::EXTRACT_VECTOR_ELT,(MVT::SimpleValueType)VT,Expand);
581     setOperationAction(ISD::EXTRACT_SUBVECTOR,(MVT::SimpleValueType)VT,Expand);
582     setOperationAction(ISD::INSERT_VECTOR_ELT,(MVT::SimpleValueType)VT, Expand);
583     setOperationAction(ISD::FABS, (MVT::SimpleValueType)VT, Expand);
584     setOperationAction(ISD::FSIN, (MVT::SimpleValueType)VT, Expand);
585     setOperationAction(ISD::FCOS, (MVT::SimpleValueType)VT, Expand);
586     setOperationAction(ISD::FREM, (MVT::SimpleValueType)VT, Expand);
587     setOperationAction(ISD::FPOWI, (MVT::SimpleValueType)VT, Expand);
588     setOperationAction(ISD::FSQRT, (MVT::SimpleValueType)VT, Expand);
589     setOperationAction(ISD::FCOPYSIGN, (MVT::SimpleValueType)VT, Expand);
590     setOperationAction(ISD::SMUL_LOHI, (MVT::SimpleValueType)VT, Expand);
591     setOperationAction(ISD::UMUL_LOHI, (MVT::SimpleValueType)VT, Expand);
592     setOperationAction(ISD::SDIVREM, (MVT::SimpleValueType)VT, Expand);
593     setOperationAction(ISD::UDIVREM, (MVT::SimpleValueType)VT, Expand);
594     setOperationAction(ISD::FPOW, (MVT::SimpleValueType)VT, Expand);
595     setOperationAction(ISD::CTPOP, (MVT::SimpleValueType)VT, Expand);
596     setOperationAction(ISD::CTTZ, (MVT::SimpleValueType)VT, Expand);
597     setOperationAction(ISD::CTLZ, (MVT::SimpleValueType)VT, Expand);
598     setOperationAction(ISD::SHL, (MVT::SimpleValueType)VT, Expand);
599     setOperationAction(ISD::SRA, (MVT::SimpleValueType)VT, Expand);
600     setOperationAction(ISD::SRL, (MVT::SimpleValueType)VT, Expand);
601     setOperationAction(ISD::ROTL, (MVT::SimpleValueType)VT, Expand);
602     setOperationAction(ISD::ROTR, (MVT::SimpleValueType)VT, Expand);
603     setOperationAction(ISD::BSWAP, (MVT::SimpleValueType)VT, Expand);
604     setOperationAction(ISD::VSETCC, (MVT::SimpleValueType)VT, Expand);
605     setOperationAction(ISD::FLOG, (MVT::SimpleValueType)VT, Expand);
606     setOperationAction(ISD::FLOG2, (MVT::SimpleValueType)VT, Expand);
607     setOperationAction(ISD::FLOG10, (MVT::SimpleValueType)VT, Expand);
608     setOperationAction(ISD::FEXP, (MVT::SimpleValueType)VT, Expand);
609     setOperationAction(ISD::FEXP2, (MVT::SimpleValueType)VT, Expand);
610     setOperationAction(ISD::FP_TO_UINT, (MVT::SimpleValueType)VT, Expand);
611     setOperationAction(ISD::FP_TO_SINT, (MVT::SimpleValueType)VT, Expand);
612     setOperationAction(ISD::UINT_TO_FP, (MVT::SimpleValueType)VT, Expand);
613     setOperationAction(ISD::SINT_TO_FP, (MVT::SimpleValueType)VT, Expand);
614     setOperationAction(ISD::SIGN_EXTEND_INREG, (MVT::SimpleValueType)VT,Expand);
615     setOperationAction(ISD::TRUNCATE,  (MVT::SimpleValueType)VT, Expand);
616     setOperationAction(ISD::SIGN_EXTEND,  (MVT::SimpleValueType)VT, Expand);
617     setOperationAction(ISD::ZERO_EXTEND,  (MVT::SimpleValueType)VT, Expand);
618     setOperationAction(ISD::ANY_EXTEND,  (MVT::SimpleValueType)VT, Expand);
619     for (unsigned InnerVT = (unsigned)MVT::FIRST_VECTOR_VALUETYPE;
620          InnerVT <= (unsigned)MVT::LAST_VECTOR_VALUETYPE; ++InnerVT)
621       setTruncStoreAction((MVT::SimpleValueType)VT,
622                           (MVT::SimpleValueType)InnerVT, Expand);
623     setLoadExtAction(ISD::SEXTLOAD, (MVT::SimpleValueType)VT, Expand);
624     setLoadExtAction(ISD::ZEXTLOAD, (MVT::SimpleValueType)VT, Expand);
625     setLoadExtAction(ISD::EXTLOAD, (MVT::SimpleValueType)VT, Expand);
626   }
627
628   // FIXME: In order to prevent SSE instructions being expanded to MMX ones
629   // with -msoft-float, disable use of MMX as well.
630   if (!UseSoftFloat && !DisableMMX && Subtarget->hasMMX()) {
631     addRegisterClass(MVT::x86mmx, X86::VR64RegisterClass);
632     // No operations on x86mmx supported, everything uses intrinsics.
633   }
634
635   // MMX-sized vectors (other than x86mmx) are expected to be expanded
636   // into smaller operations.
637   setOperationAction(ISD::MULHS,              MVT::v8i8,  Expand);
638   setOperationAction(ISD::MULHS,              MVT::v4i16, Expand);
639   setOperationAction(ISD::MULHS,              MVT::v2i32, Expand);
640   setOperationAction(ISD::MULHS,              MVT::v1i64, Expand);
641   setOperationAction(ISD::AND,                MVT::v8i8,  Expand);
642   setOperationAction(ISD::AND,                MVT::v4i16, Expand);
643   setOperationAction(ISD::AND,                MVT::v2i32, Expand);
644   setOperationAction(ISD::AND,                MVT::v1i64, Expand);
645   setOperationAction(ISD::OR,                 MVT::v8i8,  Expand);
646   setOperationAction(ISD::OR,                 MVT::v4i16, Expand);
647   setOperationAction(ISD::OR,                 MVT::v2i32, Expand);
648   setOperationAction(ISD::OR,                 MVT::v1i64, Expand);
649   setOperationAction(ISD::XOR,                MVT::v8i8,  Expand);
650   setOperationAction(ISD::XOR,                MVT::v4i16, Expand);
651   setOperationAction(ISD::XOR,                MVT::v2i32, Expand);
652   setOperationAction(ISD::XOR,                MVT::v1i64, Expand);
653   setOperationAction(ISD::SCALAR_TO_VECTOR,   MVT::v8i8,  Expand);
654   setOperationAction(ISD::SCALAR_TO_VECTOR,   MVT::v4i16, Expand);
655   setOperationAction(ISD::SCALAR_TO_VECTOR,   MVT::v2i32, Expand);
656   setOperationAction(ISD::SCALAR_TO_VECTOR,   MVT::v1i64, Expand);
657   setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v1i64, Expand);
658   setOperationAction(ISD::SELECT,             MVT::v8i8,  Expand);
659   setOperationAction(ISD::SELECT,             MVT::v4i16, Expand);
660   setOperationAction(ISD::SELECT,             MVT::v2i32, Expand);
661   setOperationAction(ISD::SELECT,             MVT::v1i64, Expand);
662   setOperationAction(ISD::BITCAST,            MVT::v8i8,  Expand);
663   setOperationAction(ISD::BITCAST,            MVT::v4i16, Expand);
664   setOperationAction(ISD::BITCAST,            MVT::v2i32, Expand);
665   setOperationAction(ISD::BITCAST,            MVT::v1i64, Expand);
666
667   if (!UseSoftFloat && Subtarget->hasSSE1()) {
668     addRegisterClass(MVT::v4f32, X86::VR128RegisterClass);
669
670     setOperationAction(ISD::FADD,               MVT::v4f32, Legal);
671     setOperationAction(ISD::FSUB,               MVT::v4f32, Legal);
672     setOperationAction(ISD::FMUL,               MVT::v4f32, Legal);
673     setOperationAction(ISD::FDIV,               MVT::v4f32, Legal);
674     setOperationAction(ISD::FSQRT,              MVT::v4f32, Legal);
675     setOperationAction(ISD::FNEG,               MVT::v4f32, Custom);
676     setOperationAction(ISD::LOAD,               MVT::v4f32, Legal);
677     setOperationAction(ISD::BUILD_VECTOR,       MVT::v4f32, Custom);
678     setOperationAction(ISD::VECTOR_SHUFFLE,     MVT::v4f32, Custom);
679     setOperationAction(ISD::EXTRACT_VECTOR_ELT, MVT::v4f32, Custom);
680     setOperationAction(ISD::SELECT,             MVT::v4f32, Custom);
681     setOperationAction(ISD::VSETCC,             MVT::v4f32, Custom);
682   }
683
684   if (!UseSoftFloat && Subtarget->hasSSE2()) {
685     addRegisterClass(MVT::v2f64, X86::VR128RegisterClass);
686
687     // FIXME: Unfortunately -soft-float and -no-implicit-float means XMM
688     // registers cannot be used even for integer operations.
689     addRegisterClass(MVT::v16i8, X86::VR128RegisterClass);
690     addRegisterClass(MVT::v8i16, X86::VR128RegisterClass);
691     addRegisterClass(MVT::v4i32, X86::VR128RegisterClass);
692     addRegisterClass(MVT::v2i64, X86::VR128RegisterClass);
693
694     setOperationAction(ISD::ADD,                MVT::v16i8, Legal);
695     setOperationAction(ISD::ADD,                MVT::v8i16, Legal);
696     setOperationAction(ISD::ADD,                MVT::v4i32, Legal);
697     setOperationAction(ISD::ADD,                MVT::v2i64, Legal);
698     setOperationAction(ISD::MUL,                MVT::v2i64, Custom);
699     setOperationAction(ISD::SUB,                MVT::v16i8, Legal);
700     setOperationAction(ISD::SUB,                MVT::v8i16, Legal);
701     setOperationAction(ISD::SUB,                MVT::v4i32, Legal);
702     setOperationAction(ISD::SUB,                MVT::v2i64, Legal);
703     setOperationAction(ISD::MUL,                MVT::v8i16, Legal);
704     setOperationAction(ISD::FADD,               MVT::v2f64, Legal);
705     setOperationAction(ISD::FSUB,               MVT::v2f64, Legal);
706     setOperationAction(ISD::FMUL,               MVT::v2f64, Legal);
707     setOperationAction(ISD::FDIV,               MVT::v2f64, Legal);
708     setOperationAction(ISD::FSQRT,              MVT::v2f64, Legal);
709     setOperationAction(ISD::FNEG,               MVT::v2f64, Custom);
710
711     setOperationAction(ISD::VSETCC,             MVT::v2f64, Custom);
712     setOperationAction(ISD::VSETCC,             MVT::v16i8, Custom);
713     setOperationAction(ISD::VSETCC,             MVT::v8i16, Custom);
714     setOperationAction(ISD::VSETCC,             MVT::v4i32, Custom);
715
716     setOperationAction(ISD::SCALAR_TO_VECTOR,   MVT::v16i8, Custom);
717     setOperationAction(ISD::SCALAR_TO_VECTOR,   MVT::v8i16, Custom);
718     setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v8i16, Custom);
719     setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v4i32, Custom);
720     setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v4f32, Custom);
721
722     setOperationAction(ISD::CONCAT_VECTORS,     MVT::v2f64, Custom);
723     setOperationAction(ISD::CONCAT_VECTORS,     MVT::v2i64, Custom);
724     setOperationAction(ISD::CONCAT_VECTORS,     MVT::v16i8, Custom);
725     setOperationAction(ISD::CONCAT_VECTORS,     MVT::v8i16, Custom);
726     setOperationAction(ISD::CONCAT_VECTORS,     MVT::v4i32, Custom);
727
728     // Custom lower build_vector, vector_shuffle, and extract_vector_elt.
729     for (unsigned i = (unsigned)MVT::v16i8; i != (unsigned)MVT::v2i64; ++i) {
730       EVT VT = (MVT::SimpleValueType)i;
731       // Do not attempt to custom lower non-power-of-2 vectors
732       if (!isPowerOf2_32(VT.getVectorNumElements()))
733         continue;
734       // Do not attempt to custom lower non-128-bit vectors
735       if (!VT.is128BitVector())
736         continue;
737       setOperationAction(ISD::BUILD_VECTOR,
738                          VT.getSimpleVT().SimpleTy, Custom);
739       setOperationAction(ISD::VECTOR_SHUFFLE,
740                          VT.getSimpleVT().SimpleTy, Custom);
741       setOperationAction(ISD::EXTRACT_VECTOR_ELT,
742                          VT.getSimpleVT().SimpleTy, Custom);
743     }
744
745     setOperationAction(ISD::BUILD_VECTOR,       MVT::v2f64, Custom);
746     setOperationAction(ISD::BUILD_VECTOR,       MVT::v2i64, Custom);
747     setOperationAction(ISD::VECTOR_SHUFFLE,     MVT::v2f64, Custom);
748     setOperationAction(ISD::VECTOR_SHUFFLE,     MVT::v2i64, Custom);
749     setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v2f64, Custom);
750     setOperationAction(ISD::EXTRACT_VECTOR_ELT, MVT::v2f64, Custom);
751
752     if (Subtarget->is64Bit()) {
753       setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v2i64, Custom);
754       setOperationAction(ISD::EXTRACT_VECTOR_ELT, MVT::v2i64, Custom);
755     }
756
757     // Promote v16i8, v8i16, v4i32 load, select, and, or, xor to v2i64.
758     for (unsigned i = (unsigned)MVT::v16i8; i != (unsigned)MVT::v2i64; i++) {
759       MVT::SimpleValueType SVT = (MVT::SimpleValueType)i;
760       EVT VT = SVT;
761
762       // Do not attempt to promote non-128-bit vectors
763       if (!VT.is128BitVector())
764         continue;
765
766       setOperationAction(ISD::AND,    SVT, Promote);
767       AddPromotedToType (ISD::AND,    SVT, MVT::v2i64);
768       setOperationAction(ISD::OR,     SVT, Promote);
769       AddPromotedToType (ISD::OR,     SVT, MVT::v2i64);
770       setOperationAction(ISD::XOR,    SVT, Promote);
771       AddPromotedToType (ISD::XOR,    SVT, MVT::v2i64);
772       setOperationAction(ISD::LOAD,   SVT, Promote);
773       AddPromotedToType (ISD::LOAD,   SVT, MVT::v2i64);
774       setOperationAction(ISD::SELECT, SVT, Promote);
775       AddPromotedToType (ISD::SELECT, SVT, MVT::v2i64);
776     }
777
778     setTruncStoreAction(MVT::f64, MVT::f32, Expand);
779
780     // Custom lower v2i64 and v2f64 selects.
781     setOperationAction(ISD::LOAD,               MVT::v2f64, Legal);
782     setOperationAction(ISD::LOAD,               MVT::v2i64, Legal);
783     setOperationAction(ISD::SELECT,             MVT::v2f64, Custom);
784     setOperationAction(ISD::SELECT,             MVT::v2i64, Custom);
785
786     setOperationAction(ISD::FP_TO_SINT,         MVT::v4i32, Legal);
787     setOperationAction(ISD::SINT_TO_FP,         MVT::v4i32, Legal);
788   }
789
790   if (Subtarget->hasSSE41()) {
791     setOperationAction(ISD::FFLOOR,             MVT::f32,   Legal);
792     setOperationAction(ISD::FCEIL,              MVT::f32,   Legal);
793     setOperationAction(ISD::FTRUNC,             MVT::f32,   Legal);
794     setOperationAction(ISD::FRINT,              MVT::f32,   Legal);
795     setOperationAction(ISD::FNEARBYINT,         MVT::f32,   Legal);
796     setOperationAction(ISD::FFLOOR,             MVT::f64,   Legal);
797     setOperationAction(ISD::FCEIL,              MVT::f64,   Legal);
798     setOperationAction(ISD::FTRUNC,             MVT::f64,   Legal);
799     setOperationAction(ISD::FRINT,              MVT::f64,   Legal);
800     setOperationAction(ISD::FNEARBYINT,         MVT::f64,   Legal);
801
802     // FIXME: Do we need to handle scalar-to-vector here?
803     setOperationAction(ISD::MUL,                MVT::v4i32, Legal);
804
805     // Can turn SHL into an integer multiply.
806     setOperationAction(ISD::SHL,                MVT::v4i32, Custom);
807     setOperationAction(ISD::SHL,                MVT::v16i8, Custom);
808
809     // i8 and i16 vectors are custom , because the source register and source
810     // source memory operand types are not the same width.  f32 vectors are
811     // custom since the immediate controlling the insert encodes additional
812     // information.
813     setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v16i8, Custom);
814     setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v8i16, Custom);
815     setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v4i32, Custom);
816     setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v4f32, Custom);
817
818     setOperationAction(ISD::EXTRACT_VECTOR_ELT, MVT::v16i8, Custom);
819     setOperationAction(ISD::EXTRACT_VECTOR_ELT, MVT::v8i16, Custom);
820     setOperationAction(ISD::EXTRACT_VECTOR_ELT, MVT::v4i32, Custom);
821     setOperationAction(ISD::EXTRACT_VECTOR_ELT, MVT::v4f32, Custom);
822
823     if (Subtarget->is64Bit()) {
824       setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v2i64, Legal);
825       setOperationAction(ISD::EXTRACT_VECTOR_ELT, MVT::v2i64, Legal);
826     }
827   }
828
829   if (Subtarget->hasSSE42()) {
830     setOperationAction(ISD::VSETCC,             MVT::v2i64, Custom);
831   }
832
833   if (!UseSoftFloat && Subtarget->hasAVX()) {
834     addRegisterClass(MVT::v8f32, X86::VR256RegisterClass);
835     addRegisterClass(MVT::v4f64, X86::VR256RegisterClass);
836     addRegisterClass(MVT::v8i32, X86::VR256RegisterClass);
837     addRegisterClass(MVT::v4i64, X86::VR256RegisterClass);
838     addRegisterClass(MVT::v32i8, X86::VR256RegisterClass);
839
840     setOperationAction(ISD::LOAD,               MVT::v8f32, Legal);
841     setOperationAction(ISD::LOAD,               MVT::v8i32, Legal);
842     setOperationAction(ISD::LOAD,               MVT::v4f64, Legal);
843     setOperationAction(ISD::LOAD,               MVT::v4i64, Legal);
844     setOperationAction(ISD::FADD,               MVT::v8f32, Legal);
845     setOperationAction(ISD::FSUB,               MVT::v8f32, Legal);
846     setOperationAction(ISD::FMUL,               MVT::v8f32, Legal);
847     setOperationAction(ISD::FDIV,               MVT::v8f32, Legal);
848     setOperationAction(ISD::FSQRT,              MVT::v8f32, Legal);
849     setOperationAction(ISD::FNEG,               MVT::v8f32, Custom);
850     setOperationAction(ISD::BUILD_VECTOR,       MVT::v8f32, Custom);
851     //setOperationAction(ISD::VECTOR_SHUFFLE,     MVT::v8f32, Custom);
852     //setOperationAction(ISD::EXTRACT_VECTOR_ELT, MVT::v8f32, Custom);
853     //setOperationAction(ISD::SELECT,             MVT::v8f32, Custom);
854     //setOperationAction(ISD::VSETCC,             MVT::v8f32, Custom);
855
856     // Operations to consider commented out -v16i16 v32i8
857     //setOperationAction(ISD::ADD,                MVT::v16i16, Legal);
858     setOperationAction(ISD::ADD,                MVT::v8i32, Custom);
859     setOperationAction(ISD::ADD,                MVT::v4i64, Custom);
860     //setOperationAction(ISD::SUB,                MVT::v32i8, Legal);
861     //setOperationAction(ISD::SUB,                MVT::v16i16, Legal);
862     setOperationAction(ISD::SUB,                MVT::v8i32, Custom);
863     setOperationAction(ISD::SUB,                MVT::v4i64, Custom);
864     //setOperationAction(ISD::MUL,                MVT::v16i16, Legal);
865     setOperationAction(ISD::FADD,               MVT::v4f64, Legal);
866     setOperationAction(ISD::FSUB,               MVT::v4f64, Legal);
867     setOperationAction(ISD::FMUL,               MVT::v4f64, Legal);
868     setOperationAction(ISD::FDIV,               MVT::v4f64, Legal);
869     setOperationAction(ISD::FSQRT,              MVT::v4f64, Legal);
870     setOperationAction(ISD::FNEG,               MVT::v4f64, Custom);
871
872     setOperationAction(ISD::VSETCC,             MVT::v4f64, Custom);
873     // setOperationAction(ISD::VSETCC,             MVT::v32i8, Custom);
874     // setOperationAction(ISD::VSETCC,             MVT::v16i16, Custom);
875     setOperationAction(ISD::VSETCC,             MVT::v8i32, Custom);
876
877     // setOperationAction(ISD::SCALAR_TO_VECTOR,   MVT::v32i8, Custom);
878     // setOperationAction(ISD::SCALAR_TO_VECTOR,   MVT::v16i16, Custom);
879     // setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v16i16, Custom);
880     setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v8i32, Custom);
881     setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v8f32, Custom);
882
883     setOperationAction(ISD::BUILD_VECTOR,       MVT::v4f64, Custom);
884     setOperationAction(ISD::BUILD_VECTOR,       MVT::v4i64, Custom);
885     setOperationAction(ISD::VECTOR_SHUFFLE,     MVT::v4f64, Custom);
886     setOperationAction(ISD::VECTOR_SHUFFLE,     MVT::v4i64, Custom);
887     setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v4f64, Custom);
888     setOperationAction(ISD::EXTRACT_VECTOR_ELT, MVT::v4f64, Custom);
889
890 #if 0
891     // Not sure we want to do this since there are no 256-bit integer
892     // operations in AVX
893
894     // Custom lower build_vector, vector_shuffle, and extract_vector_elt.
895     // This includes 256-bit vectors
896     for (unsigned i = (unsigned)MVT::v16i8; i != (unsigned)MVT::v4i64; ++i) {
897       EVT VT = (MVT::SimpleValueType)i;
898
899       // Do not attempt to custom lower non-power-of-2 vectors
900       if (!isPowerOf2_32(VT.getVectorNumElements()))
901         continue;
902
903       setOperationAction(ISD::BUILD_VECTOR,       VT, Custom);
904       setOperationAction(ISD::VECTOR_SHUFFLE,     VT, Custom);
905       setOperationAction(ISD::EXTRACT_VECTOR_ELT, VT, Custom);
906     }
907
908     if (Subtarget->is64Bit()) {
909       setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v4i64, Custom);
910       setOperationAction(ISD::EXTRACT_VECTOR_ELT, MVT::v4i64, Custom);
911     }
912 #endif
913
914 #if 0
915     // Not sure we want to do this since there are no 256-bit integer
916     // operations in AVX
917
918     // Promote v32i8, v16i16, v8i32 load, select, and, or, xor to v4i64.
919     // Including 256-bit vectors
920     for (unsigned i = (unsigned)MVT::v16i8; i != (unsigned)MVT::v4i64; i++) {
921       EVT VT = (MVT::SimpleValueType)i;
922
923       if (!VT.is256BitVector()) {
924         continue;
925       }
926       setOperationAction(ISD::AND,    VT, Promote);
927       AddPromotedToType (ISD::AND,    VT, MVT::v4i64);
928       setOperationAction(ISD::OR,     VT, Promote);
929       AddPromotedToType (ISD::OR,     VT, MVT::v4i64);
930       setOperationAction(ISD::XOR,    VT, Promote);
931       AddPromotedToType (ISD::XOR,    VT, MVT::v4i64);
932       setOperationAction(ISD::LOAD,   VT, Promote);
933       AddPromotedToType (ISD::LOAD,   VT, MVT::v4i64);
934       setOperationAction(ISD::SELECT, VT, Promote);
935       AddPromotedToType (ISD::SELECT, VT, MVT::v4i64);
936     }
937
938     setTruncStoreAction(MVT::f64, MVT::f32, Expand);
939 #endif
940   }
941
942   // We want to custom lower some of our intrinsics.
943   setOperationAction(ISD::INTRINSIC_WO_CHAIN, MVT::Other, Custom);
944
945   // Add/Sub/Mul with overflow operations are custom lowered.
946   setOperationAction(ISD::SADDO, MVT::i32, Custom);
947   setOperationAction(ISD::UADDO, MVT::i32, Custom);
948   setOperationAction(ISD::SSUBO, MVT::i32, Custom);
949   setOperationAction(ISD::USUBO, MVT::i32, Custom);
950   setOperationAction(ISD::SMULO, MVT::i32, Custom);
951
952   // Only custom-lower 64-bit SADDO and friends on 64-bit because we don't
953   // handle type legalization for these operations here.
954   //
955   // FIXME: We really should do custom legalization for addition and
956   // subtraction on x86-32 once PR3203 is fixed.  We really can't do much better
957   // than generic legalization for 64-bit multiplication-with-overflow, though.
958   if (Subtarget->is64Bit()) {
959     setOperationAction(ISD::SADDO, MVT::i64, Custom);
960     setOperationAction(ISD::UADDO, MVT::i64, Custom);
961     setOperationAction(ISD::SSUBO, MVT::i64, Custom);
962     setOperationAction(ISD::USUBO, MVT::i64, Custom);
963     setOperationAction(ISD::SMULO, MVT::i64, Custom);
964   }
965
966   if (!Subtarget->is64Bit()) {
967     // These libcalls are not available in 32-bit.
968     setLibcallName(RTLIB::SHL_I128, 0);
969     setLibcallName(RTLIB::SRL_I128, 0);
970     setLibcallName(RTLIB::SRA_I128, 0);
971   }
972
973   // We have target-specific dag combine patterns for the following nodes:
974   setTargetDAGCombine(ISD::VECTOR_SHUFFLE);
975   setTargetDAGCombine(ISD::EXTRACT_VECTOR_ELT);
976   setTargetDAGCombine(ISD::BUILD_VECTOR);
977   setTargetDAGCombine(ISD::SELECT);
978   setTargetDAGCombine(ISD::SHL);
979   setTargetDAGCombine(ISD::SRA);
980   setTargetDAGCombine(ISD::SRL);
981   setTargetDAGCombine(ISD::OR);
982   setTargetDAGCombine(ISD::STORE);
983   setTargetDAGCombine(ISD::ZERO_EXTEND);
984   if (Subtarget->is64Bit())
985     setTargetDAGCombine(ISD::MUL);
986
987   computeRegisterProperties();
988
989   // FIXME: These should be based on subtarget info. Plus, the values should
990   // be smaller when we are in optimizing for size mode.
991   maxStoresPerMemset = 16; // For @llvm.memset -> sequence of stores
992   maxStoresPerMemcpy = 8; // For @llvm.memcpy -> sequence of stores
993   maxStoresPerMemmove = 3; // For @llvm.memmove -> sequence of stores
994   setPrefLoopAlignment(16);
995   benefitFromCodePlacementOpt = true;
996 }
997
998
999 MVT::SimpleValueType X86TargetLowering::getSetCCResultType(EVT VT) const {
1000   return MVT::i8;
1001 }
1002
1003
1004 /// getMaxByValAlign - Helper for getByValTypeAlignment to determine
1005 /// the desired ByVal argument alignment.
1006 static void getMaxByValAlign(const Type *Ty, unsigned &MaxAlign) {
1007   if (MaxAlign == 16)
1008     return;
1009   if (const VectorType *VTy = dyn_cast<VectorType>(Ty)) {
1010     if (VTy->getBitWidth() == 128)
1011       MaxAlign = 16;
1012   } else if (const ArrayType *ATy = dyn_cast<ArrayType>(Ty)) {
1013     unsigned EltAlign = 0;
1014     getMaxByValAlign(ATy->getElementType(), EltAlign);
1015     if (EltAlign > MaxAlign)
1016       MaxAlign = EltAlign;
1017   } else if (const StructType *STy = dyn_cast<StructType>(Ty)) {
1018     for (unsigned i = 0, e = STy->getNumElements(); i != e; ++i) {
1019       unsigned EltAlign = 0;
1020       getMaxByValAlign(STy->getElementType(i), EltAlign);
1021       if (EltAlign > MaxAlign)
1022         MaxAlign = EltAlign;
1023       if (MaxAlign == 16)
1024         break;
1025     }
1026   }
1027   return;
1028 }
1029
1030 /// getByValTypeAlignment - Return the desired alignment for ByVal aggregate
1031 /// function arguments in the caller parameter area. For X86, aggregates
1032 /// that contain SSE vectors are placed at 16-byte boundaries while the rest
1033 /// are at 4-byte boundaries.
1034 unsigned X86TargetLowering::getByValTypeAlignment(const Type *Ty) const {
1035   if (Subtarget->is64Bit()) {
1036     // Max of 8 and alignment of type.
1037     unsigned TyAlign = TD->getABITypeAlignment(Ty);
1038     if (TyAlign > 8)
1039       return TyAlign;
1040     return 8;
1041   }
1042
1043   unsigned Align = 4;
1044   if (Subtarget->hasSSE1())
1045     getMaxByValAlign(Ty, Align);
1046   return Align;
1047 }
1048
1049 /// getOptimalMemOpType - Returns the target specific optimal type for load
1050 /// and store operations as a result of memset, memcpy, and memmove
1051 /// lowering. If DstAlign is zero that means it's safe to destination
1052 /// alignment can satisfy any constraint. Similarly if SrcAlign is zero it
1053 /// means there isn't a need to check it against alignment requirement,
1054 /// probably because the source does not need to be loaded. If
1055 /// 'NonScalarIntSafe' is true, that means it's safe to return a
1056 /// non-scalar-integer type, e.g. empty string source, constant, or loaded
1057 /// from memory. 'MemcpyStrSrc' indicates whether the memcpy source is
1058 /// constant so it does not need to be loaded.
1059 /// It returns EVT::Other if the type should be determined using generic
1060 /// target-independent logic.
1061 EVT
1062 X86TargetLowering::getOptimalMemOpType(uint64_t Size,
1063                                        unsigned DstAlign, unsigned SrcAlign,
1064                                        bool NonScalarIntSafe,
1065                                        bool MemcpyStrSrc,
1066                                        MachineFunction &MF) const {
1067   // FIXME: This turns off use of xmm stores for memset/memcpy on targets like
1068   // linux.  This is because the stack realignment code can't handle certain
1069   // cases like PR2962.  This should be removed when PR2962 is fixed.
1070   const Function *F = MF.getFunction();
1071   if (NonScalarIntSafe &&
1072       !F->hasFnAttr(Attribute::NoImplicitFloat)) {
1073     if (Size >= 16 &&
1074         (Subtarget->isUnalignedMemAccessFast() ||
1075          ((DstAlign == 0 || DstAlign >= 16) &&
1076           (SrcAlign == 0 || SrcAlign >= 16))) &&
1077         Subtarget->getStackAlignment() >= 16) {
1078       if (Subtarget->hasSSE2())
1079         return MVT::v4i32;
1080       if (Subtarget->hasSSE1())
1081         return MVT::v4f32;
1082     } else if (!MemcpyStrSrc && Size >= 8 &&
1083                !Subtarget->is64Bit() &&
1084                Subtarget->getStackAlignment() >= 8 &&
1085                Subtarget->hasSSE2()) {
1086       // Do not use f64 to lower memcpy if source is string constant. It's
1087       // better to use i32 to avoid the loads.
1088       return MVT::f64;
1089     }
1090   }
1091   if (Subtarget->is64Bit() && Size >= 8)
1092     return MVT::i64;
1093   return MVT::i32;
1094 }
1095
1096 /// getJumpTableEncoding - Return the entry encoding for a jump table in the
1097 /// current function.  The returned value is a member of the
1098 /// MachineJumpTableInfo::JTEntryKind enum.
1099 unsigned X86TargetLowering::getJumpTableEncoding() const {
1100   // In GOT pic mode, each entry in the jump table is emitted as a @GOTOFF
1101   // symbol.
1102   if (getTargetMachine().getRelocationModel() == Reloc::PIC_ &&
1103       Subtarget->isPICStyleGOT())
1104     return MachineJumpTableInfo::EK_Custom32;
1105
1106   // Otherwise, use the normal jump table encoding heuristics.
1107   return TargetLowering::getJumpTableEncoding();
1108 }
1109
1110 const MCExpr *
1111 X86TargetLowering::LowerCustomJumpTableEntry(const MachineJumpTableInfo *MJTI,
1112                                              const MachineBasicBlock *MBB,
1113                                              unsigned uid,MCContext &Ctx) const{
1114   assert(getTargetMachine().getRelocationModel() == Reloc::PIC_ &&
1115          Subtarget->isPICStyleGOT());
1116   // In 32-bit ELF systems, our jump table entries are formed with @GOTOFF
1117   // entries.
1118   return MCSymbolRefExpr::Create(MBB->getSymbol(),
1119                                  MCSymbolRefExpr::VK_GOTOFF, Ctx);
1120 }
1121
1122 /// getPICJumpTableRelocaBase - Returns relocation base for the given PIC
1123 /// jumptable.
1124 SDValue X86TargetLowering::getPICJumpTableRelocBase(SDValue Table,
1125                                                     SelectionDAG &DAG) const {
1126   if (!Subtarget->is64Bit())
1127     // This doesn't have DebugLoc associated with it, but is not really the
1128     // same as a Register.
1129     return DAG.getNode(X86ISD::GlobalBaseReg, DebugLoc(), getPointerTy());
1130   return Table;
1131 }
1132
1133 /// getPICJumpTableRelocBaseExpr - This returns the relocation base for the
1134 /// given PIC jumptable, the same as getPICJumpTableRelocBase, but as an
1135 /// MCExpr.
1136 const MCExpr *X86TargetLowering::
1137 getPICJumpTableRelocBaseExpr(const MachineFunction *MF, unsigned JTI,
1138                              MCContext &Ctx) const {
1139   // X86-64 uses RIP relative addressing based on the jump table label.
1140   if (Subtarget->isPICStyleRIPRel())
1141     return TargetLowering::getPICJumpTableRelocBaseExpr(MF, JTI, Ctx);
1142
1143   // Otherwise, the reference is relative to the PIC base.
1144   return MCSymbolRefExpr::Create(MF->getPICBaseSymbol(), Ctx);
1145 }
1146
1147 /// getFunctionAlignment - Return the Log2 alignment of this function.
1148 unsigned X86TargetLowering::getFunctionAlignment(const Function *F) const {
1149   return F->hasFnAttr(Attribute::OptimizeForSize) ? 0 : 4;
1150 }
1151
1152 std::pair<const TargetRegisterClass*, uint8_t>
1153 X86TargetLowering::findRepresentativeClass(EVT VT) const{
1154   const TargetRegisterClass *RRC = 0;
1155   uint8_t Cost = 1;
1156   switch (VT.getSimpleVT().SimpleTy) {
1157   default:
1158     return TargetLowering::findRepresentativeClass(VT);
1159   case MVT::i8: case MVT::i16: case MVT::i32: case MVT::i64:
1160     RRC = (Subtarget->is64Bit()
1161            ? X86::GR64RegisterClass : X86::GR32RegisterClass);
1162     break;
1163   case MVT::x86mmx:
1164     RRC = X86::VR64RegisterClass;
1165     break;
1166   case MVT::f32: case MVT::f64:
1167   case MVT::v16i8: case MVT::v8i16: case MVT::v4i32: case MVT::v2i64:
1168   case MVT::v4f32: case MVT::v2f64:
1169   case MVT::v32i8: case MVT::v8i32: case MVT::v4i64: case MVT::v8f32:
1170   case MVT::v4f64:
1171     RRC = X86::VR128RegisterClass;
1172     break;
1173   }
1174   return std::make_pair(RRC, Cost);
1175 }
1176
1177 unsigned
1178 X86TargetLowering::getRegPressureLimit(const TargetRegisterClass *RC,
1179                                        MachineFunction &MF) const {
1180   const TargetFrameInfo *TFI = MF.getTarget().getFrameInfo();
1181
1182   unsigned FPDiff = TFI->hasFP(MF) ? 1 : 0;
1183   switch (RC->getID()) {
1184   default:
1185     return 0;
1186   case X86::GR32RegClassID:
1187     return 4 - FPDiff;
1188   case X86::GR64RegClassID:
1189     return 8 - FPDiff;
1190   case X86::VR128RegClassID:
1191     return Subtarget->is64Bit() ? 10 : 4;
1192   case X86::VR64RegClassID:
1193     return 4;
1194   }
1195 }
1196
1197 bool X86TargetLowering::getStackCookieLocation(unsigned &AddressSpace,
1198                                                unsigned &Offset) const {
1199   if (!Subtarget->isTargetLinux())
1200     return false;
1201
1202   if (Subtarget->is64Bit()) {
1203     // %fs:0x28, unless we're using a Kernel code model, in which case it's %gs:
1204     Offset = 0x28;
1205     if (getTargetMachine().getCodeModel() == CodeModel::Kernel)
1206       AddressSpace = 256;
1207     else
1208       AddressSpace = 257;
1209   } else {
1210     // %gs:0x14 on i386
1211     Offset = 0x14;
1212     AddressSpace = 256;
1213   }
1214   return true;
1215 }
1216
1217
1218 //===----------------------------------------------------------------------===//
1219 //               Return Value Calling Convention Implementation
1220 //===----------------------------------------------------------------------===//
1221
1222 #include "X86GenCallingConv.inc"
1223
1224 bool
1225 X86TargetLowering::CanLowerReturn(CallingConv::ID CallConv, bool isVarArg,
1226                         const SmallVectorImpl<ISD::OutputArg> &Outs,
1227                         LLVMContext &Context) const {
1228   SmallVector<CCValAssign, 16> RVLocs;
1229   CCState CCInfo(CallConv, isVarArg, getTargetMachine(),
1230                  RVLocs, Context);
1231   return CCInfo.CheckReturn(Outs, RetCC_X86);
1232 }
1233
1234 SDValue
1235 X86TargetLowering::LowerReturn(SDValue Chain,
1236                                CallingConv::ID CallConv, bool isVarArg,
1237                                const SmallVectorImpl<ISD::OutputArg> &Outs,
1238                                const SmallVectorImpl<SDValue> &OutVals,
1239                                DebugLoc dl, SelectionDAG &DAG) const {
1240   MachineFunction &MF = DAG.getMachineFunction();
1241   X86MachineFunctionInfo *FuncInfo = MF.getInfo<X86MachineFunctionInfo>();
1242
1243   SmallVector<CCValAssign, 16> RVLocs;
1244   CCState CCInfo(CallConv, isVarArg, getTargetMachine(),
1245                  RVLocs, *DAG.getContext());
1246   CCInfo.AnalyzeReturn(Outs, RetCC_X86);
1247
1248   // Add the regs to the liveout set for the function.
1249   MachineRegisterInfo &MRI = DAG.getMachineFunction().getRegInfo();
1250   for (unsigned i = 0; i != RVLocs.size(); ++i)
1251     if (RVLocs[i].isRegLoc() && !MRI.isLiveOut(RVLocs[i].getLocReg()))
1252       MRI.addLiveOut(RVLocs[i].getLocReg());
1253
1254   SDValue Flag;
1255
1256   SmallVector<SDValue, 6> RetOps;
1257   RetOps.push_back(Chain); // Operand #0 = Chain (updated below)
1258   // Operand #1 = Bytes To Pop
1259   RetOps.push_back(DAG.getTargetConstant(FuncInfo->getBytesToPopOnReturn(),
1260                    MVT::i16));
1261
1262   // Copy the result values into the output registers.
1263   for (unsigned i = 0; i != RVLocs.size(); ++i) {
1264     CCValAssign &VA = RVLocs[i];
1265     assert(VA.isRegLoc() && "Can only return in registers!");
1266     SDValue ValToCopy = OutVals[i];
1267     EVT ValVT = ValToCopy.getValueType();
1268
1269     // If this is x86-64, and we disabled SSE, we can't return FP values,
1270     // or SSE or MMX vectors.
1271     if ((ValVT == MVT::f32 || ValVT == MVT::f64 ||
1272          VA.getLocReg() == X86::XMM0 || VA.getLocReg() == X86::XMM1) &&
1273           (Subtarget->is64Bit() && !Subtarget->hasSSE1())) {
1274       report_fatal_error("SSE register return with SSE disabled");
1275     }
1276     // Likewise we can't return F64 values with SSE1 only.  gcc does so, but
1277     // llvm-gcc has never done it right and no one has noticed, so this
1278     // should be OK for now.
1279     if (ValVT == MVT::f64 &&
1280         (Subtarget->is64Bit() && !Subtarget->hasSSE2()))
1281       report_fatal_error("SSE2 register return with SSE2 disabled");
1282
1283     // Returns in ST0/ST1 are handled specially: these are pushed as operands to
1284     // the RET instruction and handled by the FP Stackifier.
1285     if (VA.getLocReg() == X86::ST0 ||
1286         VA.getLocReg() == X86::ST1) {
1287       // If this is a copy from an xmm register to ST(0), use an FPExtend to
1288       // change the value to the FP stack register class.
1289       if (isScalarFPTypeInSSEReg(VA.getValVT()))
1290         ValToCopy = DAG.getNode(ISD::FP_EXTEND, dl, MVT::f80, ValToCopy);
1291       RetOps.push_back(ValToCopy);
1292       // Don't emit a copytoreg.
1293       continue;
1294     }
1295
1296     // 64-bit vector (MMX) values are returned in XMM0 / XMM1 except for v1i64
1297     // which is returned in RAX / RDX.
1298     if (Subtarget->is64Bit()) {
1299       if (ValVT == MVT::x86mmx) {
1300         if (VA.getLocReg() == X86::XMM0 || VA.getLocReg() == X86::XMM1) {
1301           ValToCopy = DAG.getNode(ISD::BITCAST, dl, MVT::i64, ValToCopy);
1302           ValToCopy = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, MVT::v2i64,
1303                                   ValToCopy);
1304           // If we don't have SSE2 available, convert to v4f32 so the generated
1305           // register is legal.
1306           if (!Subtarget->hasSSE2())
1307             ValToCopy = DAG.getNode(ISD::BITCAST, dl, MVT::v4f32,ValToCopy);
1308         }
1309       }
1310     }
1311
1312     Chain = DAG.getCopyToReg(Chain, dl, VA.getLocReg(), ValToCopy, Flag);
1313     Flag = Chain.getValue(1);
1314   }
1315
1316   // The x86-64 ABI for returning structs by value requires that we copy
1317   // the sret argument into %rax for the return. We saved the argument into
1318   // a virtual register in the entry block, so now we copy the value out
1319   // and into %rax.
1320   if (Subtarget->is64Bit() &&
1321       DAG.getMachineFunction().getFunction()->hasStructRetAttr()) {
1322     MachineFunction &MF = DAG.getMachineFunction();
1323     X86MachineFunctionInfo *FuncInfo = MF.getInfo<X86MachineFunctionInfo>();
1324     unsigned Reg = FuncInfo->getSRetReturnReg();
1325     assert(Reg &&
1326            "SRetReturnReg should have been set in LowerFormalArguments().");
1327     SDValue Val = DAG.getCopyFromReg(Chain, dl, Reg, getPointerTy());
1328
1329     Chain = DAG.getCopyToReg(Chain, dl, X86::RAX, Val, Flag);
1330     Flag = Chain.getValue(1);
1331
1332     // RAX now acts like a return value.
1333     MRI.addLiveOut(X86::RAX);
1334   }
1335
1336   RetOps[0] = Chain;  // Update chain.
1337
1338   // Add the flag if we have it.
1339   if (Flag.getNode())
1340     RetOps.push_back(Flag);
1341
1342   return DAG.getNode(X86ISD::RET_FLAG, dl,
1343                      MVT::Other, &RetOps[0], RetOps.size());
1344 }
1345
1346 bool X86TargetLowering::isUsedByReturnOnly(SDNode *N) const {
1347   if (N->getNumValues() != 1)
1348     return false;
1349   if (!N->hasNUsesOfValue(1, 0))
1350     return false;
1351
1352   SDNode *Copy = *N->use_begin();
1353   if (Copy->getOpcode() != ISD::CopyToReg &&
1354       Copy->getOpcode() != ISD::FP_EXTEND)
1355     return false;
1356
1357   bool HasRet = false;
1358   for (SDNode::use_iterator UI = Copy->use_begin(), UE = Copy->use_end();
1359        UI != UE; ++UI) {
1360     if (UI->getOpcode() != X86ISD::RET_FLAG)
1361       return false;
1362     HasRet = true;
1363   }
1364
1365   return HasRet;
1366 }
1367
1368 /// LowerCallResult - Lower the result values of a call into the
1369 /// appropriate copies out of appropriate physical registers.
1370 ///
1371 SDValue
1372 X86TargetLowering::LowerCallResult(SDValue Chain, SDValue InFlag,
1373                                    CallingConv::ID CallConv, bool isVarArg,
1374                                    const SmallVectorImpl<ISD::InputArg> &Ins,
1375                                    DebugLoc dl, SelectionDAG &DAG,
1376                                    SmallVectorImpl<SDValue> &InVals) const {
1377
1378   // Assign locations to each value returned by this call.
1379   SmallVector<CCValAssign, 16> RVLocs;
1380   bool Is64Bit = Subtarget->is64Bit();
1381   CCState CCInfo(CallConv, isVarArg, getTargetMachine(),
1382                  RVLocs, *DAG.getContext());
1383   CCInfo.AnalyzeCallResult(Ins, RetCC_X86);
1384
1385   // Copy all of the result registers out of their specified physreg.
1386   for (unsigned i = 0; i != RVLocs.size(); ++i) {
1387     CCValAssign &VA = RVLocs[i];
1388     EVT CopyVT = VA.getValVT();
1389
1390     // If this is x86-64, and we disabled SSE, we can't return FP values
1391     if ((CopyVT == MVT::f32 || CopyVT == MVT::f64) &&
1392         ((Is64Bit || Ins[i].Flags.isInReg()) && !Subtarget->hasSSE1())) {
1393       report_fatal_error("SSE register return with SSE disabled");
1394     }
1395
1396     SDValue Val;
1397
1398     // If this is a call to a function that returns an fp value on the floating
1399     // point stack, we must guarantee the the value is popped from the stack, so
1400     // a CopyFromReg is not good enough - the copy instruction may be eliminated
1401     // if the return value is not used. We use the FpGET_ST0 instructions
1402     // instead.
1403     if (VA.getLocReg() == X86::ST0 || VA.getLocReg() == X86::ST1) {
1404       // If we prefer to use the value in xmm registers, copy it out as f80 and
1405       // use a truncate to move it from fp stack reg to xmm reg.
1406       if (isScalarFPTypeInSSEReg(VA.getValVT())) CopyVT = MVT::f80;
1407       bool isST0 = VA.getLocReg() == X86::ST0;
1408       unsigned Opc = 0;
1409       if (CopyVT == MVT::f32) Opc = isST0 ? X86::FpGET_ST0_32:X86::FpGET_ST1_32;
1410       if (CopyVT == MVT::f64) Opc = isST0 ? X86::FpGET_ST0_64:X86::FpGET_ST1_64;
1411       if (CopyVT == MVT::f80) Opc = isST0 ? X86::FpGET_ST0_80:X86::FpGET_ST1_80;
1412       SDValue Ops[] = { Chain, InFlag };
1413       Chain = SDValue(DAG.getMachineNode(Opc, dl, CopyVT, MVT::Other, MVT::Flag,
1414                                          Ops, 2), 1);
1415       Val = Chain.getValue(0);
1416
1417       // Round the f80 to the right size, which also moves it to the appropriate
1418       // xmm register.
1419       if (CopyVT != VA.getValVT())
1420         Val = DAG.getNode(ISD::FP_ROUND, dl, VA.getValVT(), Val,
1421                           // This truncation won't change the value.
1422                           DAG.getIntPtrConstant(1));
1423     } else if (Is64Bit && CopyVT.isVector() && CopyVT.getSizeInBits() == 64) {
1424       // For x86-64, MMX values are returned in XMM0 / XMM1 except for v1i64.
1425       if (VA.getLocReg() == X86::XMM0 || VA.getLocReg() == X86::XMM1) {
1426         Chain = DAG.getCopyFromReg(Chain, dl, VA.getLocReg(),
1427                                    MVT::v2i64, InFlag).getValue(1);
1428         Val = Chain.getValue(0);
1429         Val = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::i64,
1430                           Val, DAG.getConstant(0, MVT::i64));
1431       } else {
1432         Chain = DAG.getCopyFromReg(Chain, dl, VA.getLocReg(),
1433                                    MVT::i64, InFlag).getValue(1);
1434         Val = Chain.getValue(0);
1435       }
1436       Val = DAG.getNode(ISD::BITCAST, dl, CopyVT, Val);
1437     } else {
1438       Chain = DAG.getCopyFromReg(Chain, dl, VA.getLocReg(),
1439                                  CopyVT, InFlag).getValue(1);
1440       Val = Chain.getValue(0);
1441     }
1442     InFlag = Chain.getValue(2);
1443     InVals.push_back(Val);
1444   }
1445
1446   return Chain;
1447 }
1448
1449
1450 //===----------------------------------------------------------------------===//
1451 //                C & StdCall & Fast Calling Convention implementation
1452 //===----------------------------------------------------------------------===//
1453 //  StdCall calling convention seems to be standard for many Windows' API
1454 //  routines and around. It differs from C calling convention just a little:
1455 //  callee should clean up the stack, not caller. Symbols should be also
1456 //  decorated in some fancy way :) It doesn't support any vector arguments.
1457 //  For info on fast calling convention see Fast Calling Convention (tail call)
1458 //  implementation LowerX86_32FastCCCallTo.
1459
1460 /// CallIsStructReturn - Determines whether a call uses struct return
1461 /// semantics.
1462 static bool CallIsStructReturn(const SmallVectorImpl<ISD::OutputArg> &Outs) {
1463   if (Outs.empty())
1464     return false;
1465
1466   return Outs[0].Flags.isSRet();
1467 }
1468
1469 /// ArgsAreStructReturn - Determines whether a function uses struct
1470 /// return semantics.
1471 static bool
1472 ArgsAreStructReturn(const SmallVectorImpl<ISD::InputArg> &Ins) {
1473   if (Ins.empty())
1474     return false;
1475
1476   return Ins[0].Flags.isSRet();
1477 }
1478
1479 /// CreateCopyOfByValArgument - Make a copy of an aggregate at address specified
1480 /// by "Src" to address "Dst" with size and alignment information specified by
1481 /// the specific parameter attribute. The copy will be passed as a byval
1482 /// function parameter.
1483 static SDValue
1484 CreateCopyOfByValArgument(SDValue Src, SDValue Dst, SDValue Chain,
1485                           ISD::ArgFlagsTy Flags, SelectionDAG &DAG,
1486                           DebugLoc dl) {
1487   SDValue SizeNode = DAG.getConstant(Flags.getByValSize(), MVT::i32);
1488
1489   return DAG.getMemcpy(Chain, dl, Dst, Src, SizeNode, Flags.getByValAlign(),
1490                        /*isVolatile*/false, /*AlwaysInline=*/true,
1491                        MachinePointerInfo(), MachinePointerInfo());
1492 }
1493
1494 /// IsTailCallConvention - Return true if the calling convention is one that
1495 /// supports tail call optimization.
1496 static bool IsTailCallConvention(CallingConv::ID CC) {
1497   return (CC == CallingConv::Fast || CC == CallingConv::GHC);
1498 }
1499
1500 /// FuncIsMadeTailCallSafe - Return true if the function is being made into
1501 /// a tailcall target by changing its ABI.
1502 static bool FuncIsMadeTailCallSafe(CallingConv::ID CC) {
1503   return GuaranteedTailCallOpt && IsTailCallConvention(CC);
1504 }
1505
1506 SDValue
1507 X86TargetLowering::LowerMemArgument(SDValue Chain,
1508                                     CallingConv::ID CallConv,
1509                                     const SmallVectorImpl<ISD::InputArg> &Ins,
1510                                     DebugLoc dl, SelectionDAG &DAG,
1511                                     const CCValAssign &VA,
1512                                     MachineFrameInfo *MFI,
1513                                     unsigned i) const {
1514   // Create the nodes corresponding to a load from this parameter slot.
1515   ISD::ArgFlagsTy Flags = Ins[i].Flags;
1516   bool AlwaysUseMutable = FuncIsMadeTailCallSafe(CallConv);
1517   bool isImmutable = !AlwaysUseMutable && !Flags.isByVal();
1518   EVT ValVT;
1519
1520   // If value is passed by pointer we have address passed instead of the value
1521   // itself.
1522   if (VA.getLocInfo() == CCValAssign::Indirect)
1523     ValVT = VA.getLocVT();
1524   else
1525     ValVT = VA.getValVT();
1526
1527   // FIXME: For now, all byval parameter objects are marked mutable. This can be
1528   // changed with more analysis.
1529   // In case of tail call optimization mark all arguments mutable. Since they
1530   // could be overwritten by lowering of arguments in case of a tail call.
1531   if (Flags.isByVal()) {
1532     int FI = MFI->CreateFixedObject(Flags.getByValSize(),
1533                                     VA.getLocMemOffset(), isImmutable);
1534     return DAG.getFrameIndex(FI, getPointerTy());
1535   } else {
1536     int FI = MFI->CreateFixedObject(ValVT.getSizeInBits()/8,
1537                                     VA.getLocMemOffset(), isImmutable);
1538     SDValue FIN = DAG.getFrameIndex(FI, getPointerTy());
1539     return DAG.getLoad(ValVT, dl, Chain, FIN,
1540                        MachinePointerInfo::getFixedStack(FI),
1541                        false, false, 0);
1542   }
1543 }
1544
1545 SDValue
1546 X86TargetLowering::LowerFormalArguments(SDValue Chain,
1547                                         CallingConv::ID CallConv,
1548                                         bool isVarArg,
1549                                       const SmallVectorImpl<ISD::InputArg> &Ins,
1550                                         DebugLoc dl,
1551                                         SelectionDAG &DAG,
1552                                         SmallVectorImpl<SDValue> &InVals)
1553                                           const {
1554   MachineFunction &MF = DAG.getMachineFunction();
1555   X86MachineFunctionInfo *FuncInfo = MF.getInfo<X86MachineFunctionInfo>();
1556
1557   const Function* Fn = MF.getFunction();
1558   if (Fn->hasExternalLinkage() &&
1559       Subtarget->isTargetCygMing() &&
1560       Fn->getName() == "main")
1561     FuncInfo->setForceFramePointer(true);
1562
1563   MachineFrameInfo *MFI = MF.getFrameInfo();
1564   bool Is64Bit = Subtarget->is64Bit();
1565   bool IsWin64 = Subtarget->isTargetWin64();
1566
1567   assert(!(isVarArg && IsTailCallConvention(CallConv)) &&
1568          "Var args not supported with calling convention fastcc or ghc");
1569
1570   // Assign locations to all of the incoming arguments.
1571   SmallVector<CCValAssign, 16> ArgLocs;
1572   CCState CCInfo(CallConv, isVarArg, getTargetMachine(),
1573                  ArgLocs, *DAG.getContext());
1574   CCInfo.AnalyzeFormalArguments(Ins, CC_X86);
1575
1576   unsigned LastVal = ~0U;
1577   SDValue ArgValue;
1578   for (unsigned i = 0, e = ArgLocs.size(); i != e; ++i) {
1579     CCValAssign &VA = ArgLocs[i];
1580     // TODO: If an arg is passed in two places (e.g. reg and stack), skip later
1581     // places.
1582     assert(VA.getValNo() != LastVal &&
1583            "Don't support value assigned to multiple locs yet");
1584     LastVal = VA.getValNo();
1585
1586     if (VA.isRegLoc()) {
1587       EVT RegVT = VA.getLocVT();
1588       TargetRegisterClass *RC = NULL;
1589       if (RegVT == MVT::i32)
1590         RC = X86::GR32RegisterClass;
1591       else if (Is64Bit && RegVT == MVT::i64)
1592         RC = X86::GR64RegisterClass;
1593       else if (RegVT == MVT::f32)
1594         RC = X86::FR32RegisterClass;
1595       else if (RegVT == MVT::f64)
1596         RC = X86::FR64RegisterClass;
1597       else if (RegVT.isVector() && RegVT.getSizeInBits() == 256)
1598         RC = X86::VR256RegisterClass;
1599       else if (RegVT.isVector() && RegVT.getSizeInBits() == 128)
1600         RC = X86::VR128RegisterClass;
1601       else if (RegVT == MVT::x86mmx)
1602         RC = X86::VR64RegisterClass;
1603       else
1604         llvm_unreachable("Unknown argument type!");
1605
1606       unsigned Reg = MF.addLiveIn(VA.getLocReg(), RC);
1607       ArgValue = DAG.getCopyFromReg(Chain, dl, Reg, RegVT);
1608
1609       // If this is an 8 or 16-bit value, it is really passed promoted to 32
1610       // bits.  Insert an assert[sz]ext to capture this, then truncate to the
1611       // right size.
1612       if (VA.getLocInfo() == CCValAssign::SExt)
1613         ArgValue = DAG.getNode(ISD::AssertSext, dl, RegVT, ArgValue,
1614                                DAG.getValueType(VA.getValVT()));
1615       else if (VA.getLocInfo() == CCValAssign::ZExt)
1616         ArgValue = DAG.getNode(ISD::AssertZext, dl, RegVT, ArgValue,
1617                                DAG.getValueType(VA.getValVT()));
1618       else if (VA.getLocInfo() == CCValAssign::BCvt)
1619         ArgValue = DAG.getNode(ISD::BITCAST, dl, VA.getValVT(), ArgValue);
1620
1621       if (VA.isExtInLoc()) {
1622         // Handle MMX values passed in XMM regs.
1623         if (RegVT.isVector()) {
1624           ArgValue = DAG.getNode(X86ISD::MOVDQ2Q, dl, VA.getValVT(),
1625                                  ArgValue);
1626         } else
1627           ArgValue = DAG.getNode(ISD::TRUNCATE, dl, VA.getValVT(), ArgValue);
1628       }
1629     } else {
1630       assert(VA.isMemLoc());
1631       ArgValue = LowerMemArgument(Chain, CallConv, Ins, dl, DAG, VA, MFI, i);
1632     }
1633
1634     // If value is passed via pointer - do a load.
1635     if (VA.getLocInfo() == CCValAssign::Indirect)
1636       ArgValue = DAG.getLoad(VA.getValVT(), dl, Chain, ArgValue,
1637                              MachinePointerInfo(), false, false, 0);
1638
1639     InVals.push_back(ArgValue);
1640   }
1641
1642   // The x86-64 ABI for returning structs by value requires that we copy
1643   // the sret argument into %rax for the return. Save the argument into
1644   // a virtual register so that we can access it from the return points.
1645   if (Is64Bit && MF.getFunction()->hasStructRetAttr()) {
1646     X86MachineFunctionInfo *FuncInfo = MF.getInfo<X86MachineFunctionInfo>();
1647     unsigned Reg = FuncInfo->getSRetReturnReg();
1648     if (!Reg) {
1649       Reg = MF.getRegInfo().createVirtualRegister(getRegClassFor(MVT::i64));
1650       FuncInfo->setSRetReturnReg(Reg);
1651     }
1652     SDValue Copy = DAG.getCopyToReg(DAG.getEntryNode(), dl, Reg, InVals[0]);
1653     Chain = DAG.getNode(ISD::TokenFactor, dl, MVT::Other, Copy, Chain);
1654   }
1655
1656   unsigned StackSize = CCInfo.getNextStackOffset();
1657   // Align stack specially for tail calls.
1658   if (FuncIsMadeTailCallSafe(CallConv))
1659     StackSize = GetAlignedArgumentStackSize(StackSize, DAG);
1660
1661   // If the function takes variable number of arguments, make a frame index for
1662   // the start of the first vararg value... for expansion of llvm.va_start.
1663   if (isVarArg) {
1664     if (!IsWin64 && (Is64Bit || (CallConv != CallingConv::X86_FastCall &&
1665                     CallConv != CallingConv::X86_ThisCall))) {
1666       FuncInfo->setVarArgsFrameIndex(MFI->CreateFixedObject(1, StackSize,true));
1667     }
1668     if (Is64Bit) {
1669       unsigned TotalNumIntRegs = 0, TotalNumXMMRegs = 0;
1670
1671       // FIXME: We should really autogenerate these arrays
1672       static const unsigned GPR64ArgRegsWin64[] = {
1673         X86::RCX, X86::RDX, X86::R8,  X86::R9
1674       };
1675       static const unsigned GPR64ArgRegs64Bit[] = {
1676         X86::RDI, X86::RSI, X86::RDX, X86::RCX, X86::R8, X86::R9
1677       };
1678       static const unsigned XMMArgRegs64Bit[] = {
1679         X86::XMM0, X86::XMM1, X86::XMM2, X86::XMM3,
1680         X86::XMM4, X86::XMM5, X86::XMM6, X86::XMM7
1681       };
1682       const unsigned *GPR64ArgRegs;
1683       unsigned NumXMMRegs = 0;
1684
1685       if (IsWin64) {
1686         // The XMM registers which might contain var arg parameters are shadowed
1687         // in their paired GPR.  So we only need to save the GPR to their home
1688         // slots.
1689         TotalNumIntRegs = 4;
1690         GPR64ArgRegs = GPR64ArgRegsWin64;
1691       } else {
1692         TotalNumIntRegs = 6; TotalNumXMMRegs = 8;
1693         GPR64ArgRegs = GPR64ArgRegs64Bit;
1694
1695         NumXMMRegs = CCInfo.getFirstUnallocated(XMMArgRegs64Bit, TotalNumXMMRegs);
1696       }
1697       unsigned NumIntRegs = CCInfo.getFirstUnallocated(GPR64ArgRegs,
1698                                                        TotalNumIntRegs);
1699
1700       bool NoImplicitFloatOps = Fn->hasFnAttr(Attribute::NoImplicitFloat);
1701       assert(!(NumXMMRegs && !Subtarget->hasSSE1()) &&
1702              "SSE register cannot be used when SSE is disabled!");
1703       assert(!(NumXMMRegs && UseSoftFloat && NoImplicitFloatOps) &&
1704              "SSE register cannot be used when SSE is disabled!");
1705       if (UseSoftFloat || NoImplicitFloatOps || !Subtarget->hasSSE1())
1706         // Kernel mode asks for SSE to be disabled, so don't push them
1707         // on the stack.
1708         TotalNumXMMRegs = 0;
1709
1710       if (IsWin64) {
1711         const TargetFrameInfo &TFI = *getTargetMachine().getFrameInfo();
1712         // Get to the caller-allocated home save location.  Add 8 to account
1713         // for the return address.
1714         int HomeOffset = TFI.getOffsetOfLocalArea() + 8;
1715         FuncInfo->setRegSaveFrameIndex(
1716           MFI->CreateFixedObject(1, NumIntRegs * 8 + HomeOffset, false));
1717         FuncInfo->setVarArgsFrameIndex(FuncInfo->getRegSaveFrameIndex());
1718       } else {
1719         // For X86-64, if there are vararg parameters that are passed via
1720         // registers, then we must store them to their spots on the stack so they
1721         // may be loaded by deferencing the result of va_next.
1722         FuncInfo->setVarArgsGPOffset(NumIntRegs * 8);
1723         FuncInfo->setVarArgsFPOffset(TotalNumIntRegs * 8 + NumXMMRegs * 16);
1724         FuncInfo->setRegSaveFrameIndex(
1725           MFI->CreateStackObject(TotalNumIntRegs * 8 + TotalNumXMMRegs * 16, 16,
1726                                false));
1727       }
1728
1729       // Store the integer parameter registers.
1730       SmallVector<SDValue, 8> MemOps;
1731       SDValue RSFIN = DAG.getFrameIndex(FuncInfo->getRegSaveFrameIndex(),
1732                                         getPointerTy());
1733       unsigned Offset = FuncInfo->getVarArgsGPOffset();
1734       for (; NumIntRegs != TotalNumIntRegs; ++NumIntRegs) {
1735         SDValue FIN = DAG.getNode(ISD::ADD, dl, getPointerTy(), RSFIN,
1736                                   DAG.getIntPtrConstant(Offset));
1737         unsigned VReg = MF.addLiveIn(GPR64ArgRegs[NumIntRegs],
1738                                      X86::GR64RegisterClass);
1739         SDValue Val = DAG.getCopyFromReg(Chain, dl, VReg, MVT::i64);
1740         SDValue Store =
1741           DAG.getStore(Val.getValue(1), dl, Val, FIN,
1742                        MachinePointerInfo::getFixedStack(
1743                          FuncInfo->getRegSaveFrameIndex(), Offset),
1744                        false, false, 0);
1745         MemOps.push_back(Store);
1746         Offset += 8;
1747       }
1748
1749       if (TotalNumXMMRegs != 0 && NumXMMRegs != TotalNumXMMRegs) {
1750         // Now store the XMM (fp + vector) parameter registers.
1751         SmallVector<SDValue, 11> SaveXMMOps;
1752         SaveXMMOps.push_back(Chain);
1753
1754         unsigned AL = MF.addLiveIn(X86::AL, X86::GR8RegisterClass);
1755         SDValue ALVal = DAG.getCopyFromReg(DAG.getEntryNode(), dl, AL, MVT::i8);
1756         SaveXMMOps.push_back(ALVal);
1757
1758         SaveXMMOps.push_back(DAG.getIntPtrConstant(
1759                                FuncInfo->getRegSaveFrameIndex()));
1760         SaveXMMOps.push_back(DAG.getIntPtrConstant(
1761                                FuncInfo->getVarArgsFPOffset()));
1762
1763         for (; NumXMMRegs != TotalNumXMMRegs; ++NumXMMRegs) {
1764           unsigned VReg = MF.addLiveIn(XMMArgRegs64Bit[NumXMMRegs],
1765                                        X86::VR128RegisterClass);
1766           SDValue Val = DAG.getCopyFromReg(Chain, dl, VReg, MVT::v4f32);
1767           SaveXMMOps.push_back(Val);
1768         }
1769         MemOps.push_back(DAG.getNode(X86ISD::VASTART_SAVE_XMM_REGS, dl,
1770                                      MVT::Other,
1771                                      &SaveXMMOps[0], SaveXMMOps.size()));
1772       }
1773
1774       if (!MemOps.empty())
1775         Chain = DAG.getNode(ISD::TokenFactor, dl, MVT::Other,
1776                             &MemOps[0], MemOps.size());
1777     }
1778   }
1779
1780   // Some CCs need callee pop.
1781   if (Subtarget->IsCalleePop(isVarArg, CallConv)) {
1782     FuncInfo->setBytesToPopOnReturn(StackSize); // Callee pops everything.
1783   } else {
1784     FuncInfo->setBytesToPopOnReturn(0); // Callee pops nothing.
1785     // If this is an sret function, the return should pop the hidden pointer.
1786     if (!Is64Bit && !IsTailCallConvention(CallConv) && ArgsAreStructReturn(Ins))
1787       FuncInfo->setBytesToPopOnReturn(4);
1788   }
1789
1790   if (!Is64Bit) {
1791     // RegSaveFrameIndex is X86-64 only.
1792     FuncInfo->setRegSaveFrameIndex(0xAAAAAAA);
1793     if (CallConv == CallingConv::X86_FastCall ||
1794         CallConv == CallingConv::X86_ThisCall)
1795       // fastcc functions can't have varargs.
1796       FuncInfo->setVarArgsFrameIndex(0xAAAAAAA);
1797   }
1798
1799   return Chain;
1800 }
1801
1802 SDValue
1803 X86TargetLowering::LowerMemOpCallTo(SDValue Chain,
1804                                     SDValue StackPtr, SDValue Arg,
1805                                     DebugLoc dl, SelectionDAG &DAG,
1806                                     const CCValAssign &VA,
1807                                     ISD::ArgFlagsTy Flags) const {
1808   const unsigned FirstStackArgOffset = (Subtarget->isTargetWin64() ? 32 : 0);
1809   unsigned LocMemOffset = FirstStackArgOffset + VA.getLocMemOffset();
1810   SDValue PtrOff = DAG.getIntPtrConstant(LocMemOffset);
1811   PtrOff = DAG.getNode(ISD::ADD, dl, getPointerTy(), StackPtr, PtrOff);
1812   if (Flags.isByVal())
1813     return CreateCopyOfByValArgument(Arg, PtrOff, Chain, Flags, DAG, dl);
1814
1815   return DAG.getStore(Chain, dl, Arg, PtrOff,
1816                       MachinePointerInfo::getStack(LocMemOffset),
1817                       false, false, 0);
1818 }
1819
1820 /// EmitTailCallLoadRetAddr - Emit a load of return address if tail call
1821 /// optimization is performed and it is required.
1822 SDValue
1823 X86TargetLowering::EmitTailCallLoadRetAddr(SelectionDAG &DAG,
1824                                            SDValue &OutRetAddr, SDValue Chain,
1825                                            bool IsTailCall, bool Is64Bit,
1826                                            int FPDiff, DebugLoc dl) const {
1827   // Adjust the Return address stack slot.
1828   EVT VT = getPointerTy();
1829   OutRetAddr = getReturnAddressFrameIndex(DAG);
1830
1831   // Load the "old" Return address.
1832   OutRetAddr = DAG.getLoad(VT, dl, Chain, OutRetAddr, MachinePointerInfo(),
1833                            false, false, 0);
1834   return SDValue(OutRetAddr.getNode(), 1);
1835 }
1836
1837 /// EmitTailCallStoreRetAddr - Emit a store of the return adress if tail call
1838 /// optimization is performed and it is required (FPDiff!=0).
1839 static SDValue
1840 EmitTailCallStoreRetAddr(SelectionDAG & DAG, MachineFunction &MF,
1841                          SDValue Chain, SDValue RetAddrFrIdx,
1842                          bool Is64Bit, int FPDiff, DebugLoc dl) {
1843   // Store the return address to the appropriate stack slot.
1844   if (!FPDiff) return Chain;
1845   // Calculate the new stack slot for the return address.
1846   int SlotSize = Is64Bit ? 8 : 4;
1847   int NewReturnAddrFI =
1848     MF.getFrameInfo()->CreateFixedObject(SlotSize, FPDiff-SlotSize, false);
1849   EVT VT = Is64Bit ? MVT::i64 : MVT::i32;
1850   SDValue NewRetAddrFrIdx = DAG.getFrameIndex(NewReturnAddrFI, VT);
1851   Chain = DAG.getStore(Chain, dl, RetAddrFrIdx, NewRetAddrFrIdx,
1852                        MachinePointerInfo::getFixedStack(NewReturnAddrFI),
1853                        false, false, 0);
1854   return Chain;
1855 }
1856
1857 SDValue
1858 X86TargetLowering::LowerCall(SDValue Chain, SDValue Callee,
1859                              CallingConv::ID CallConv, bool isVarArg,
1860                              bool &isTailCall,
1861                              const SmallVectorImpl<ISD::OutputArg> &Outs,
1862                              const SmallVectorImpl<SDValue> &OutVals,
1863                              const SmallVectorImpl<ISD::InputArg> &Ins,
1864                              DebugLoc dl, SelectionDAG &DAG,
1865                              SmallVectorImpl<SDValue> &InVals) const {
1866   MachineFunction &MF = DAG.getMachineFunction();
1867   bool Is64Bit        = Subtarget->is64Bit();
1868   bool IsStructRet    = CallIsStructReturn(Outs);
1869   bool IsSibcall      = false;
1870
1871   if (isTailCall) {
1872     // Check if it's really possible to do a tail call.
1873     isTailCall = IsEligibleForTailCallOptimization(Callee, CallConv,
1874                     isVarArg, IsStructRet, MF.getFunction()->hasStructRetAttr(),
1875                                                    Outs, OutVals, Ins, DAG);
1876
1877     // Sibcalls are automatically detected tailcalls which do not require
1878     // ABI changes.
1879     if (!GuaranteedTailCallOpt && isTailCall)
1880       IsSibcall = true;
1881
1882     if (isTailCall)
1883       ++NumTailCalls;
1884   }
1885
1886   assert(!(isVarArg && IsTailCallConvention(CallConv)) &&
1887          "Var args not supported with calling convention fastcc or ghc");
1888
1889   // Analyze operands of the call, assigning locations to each operand.
1890   SmallVector<CCValAssign, 16> ArgLocs;
1891   CCState CCInfo(CallConv, isVarArg, getTargetMachine(),
1892                  ArgLocs, *DAG.getContext());
1893   CCInfo.AnalyzeCallOperands(Outs, CC_X86);
1894
1895   // Get a count of how many bytes are to be pushed on the stack.
1896   unsigned NumBytes = CCInfo.getNextStackOffset();
1897   if (IsSibcall)
1898     // This is a sibcall. The memory operands are available in caller's
1899     // own caller's stack.
1900     NumBytes = 0;
1901   else if (GuaranteedTailCallOpt && IsTailCallConvention(CallConv))
1902     NumBytes = GetAlignedArgumentStackSize(NumBytes, DAG);
1903
1904   int FPDiff = 0;
1905   if (isTailCall && !IsSibcall) {
1906     // Lower arguments at fp - stackoffset + fpdiff.
1907     unsigned NumBytesCallerPushed =
1908       MF.getInfo<X86MachineFunctionInfo>()->getBytesToPopOnReturn();
1909     FPDiff = NumBytesCallerPushed - NumBytes;
1910
1911     // Set the delta of movement of the returnaddr stackslot.
1912     // But only set if delta is greater than previous delta.
1913     if (FPDiff < (MF.getInfo<X86MachineFunctionInfo>()->getTCReturnAddrDelta()))
1914       MF.getInfo<X86MachineFunctionInfo>()->setTCReturnAddrDelta(FPDiff);
1915   }
1916
1917   if (!IsSibcall)
1918     Chain = DAG.getCALLSEQ_START(Chain, DAG.getIntPtrConstant(NumBytes, true));
1919
1920   SDValue RetAddrFrIdx;
1921   // Load return adress for tail calls.
1922   if (isTailCall && FPDiff)
1923     Chain = EmitTailCallLoadRetAddr(DAG, RetAddrFrIdx, Chain, isTailCall,
1924                                     Is64Bit, FPDiff, dl);
1925
1926   SmallVector<std::pair<unsigned, SDValue>, 8> RegsToPass;
1927   SmallVector<SDValue, 8> MemOpChains;
1928   SDValue StackPtr;
1929
1930   // Walk the register/memloc assignments, inserting copies/loads.  In the case
1931   // of tail call optimization arguments are handle later.
1932   for (unsigned i = 0, e = ArgLocs.size(); i != e; ++i) {
1933     CCValAssign &VA = ArgLocs[i];
1934     EVT RegVT = VA.getLocVT();
1935     SDValue Arg = OutVals[i];
1936     ISD::ArgFlagsTy Flags = Outs[i].Flags;
1937     bool isByVal = Flags.isByVal();
1938
1939     // Promote the value if needed.
1940     switch (VA.getLocInfo()) {
1941     default: llvm_unreachable("Unknown loc info!");
1942     case CCValAssign::Full: break;
1943     case CCValAssign::SExt:
1944       Arg = DAG.getNode(ISD::SIGN_EXTEND, dl, RegVT, Arg);
1945       break;
1946     case CCValAssign::ZExt:
1947       Arg = DAG.getNode(ISD::ZERO_EXTEND, dl, RegVT, Arg);
1948       break;
1949     case CCValAssign::AExt:
1950       if (RegVT.isVector() && RegVT.getSizeInBits() == 128) {
1951         // Special case: passing MMX values in XMM registers.
1952         Arg = DAG.getNode(ISD::BITCAST, dl, MVT::i64, Arg);
1953         Arg = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, MVT::v2i64, Arg);
1954         Arg = getMOVL(DAG, dl, MVT::v2i64, DAG.getUNDEF(MVT::v2i64), Arg);
1955       } else
1956         Arg = DAG.getNode(ISD::ANY_EXTEND, dl, RegVT, Arg);
1957       break;
1958     case CCValAssign::BCvt:
1959       Arg = DAG.getNode(ISD::BITCAST, dl, RegVT, Arg);
1960       break;
1961     case CCValAssign::Indirect: {
1962       // Store the argument.
1963       SDValue SpillSlot = DAG.CreateStackTemporary(VA.getValVT());
1964       int FI = cast<FrameIndexSDNode>(SpillSlot)->getIndex();
1965       Chain = DAG.getStore(Chain, dl, Arg, SpillSlot,
1966                            MachinePointerInfo::getFixedStack(FI),
1967                            false, false, 0);
1968       Arg = SpillSlot;
1969       break;
1970     }
1971     }
1972
1973     if (VA.isRegLoc()) {
1974       RegsToPass.push_back(std::make_pair(VA.getLocReg(), Arg));
1975       if (isVarArg && Subtarget->isTargetWin64()) {
1976         // Win64 ABI requires argument XMM reg to be copied to the corresponding
1977         // shadow reg if callee is a varargs function.
1978         unsigned ShadowReg = 0;
1979         switch (VA.getLocReg()) {
1980         case X86::XMM0: ShadowReg = X86::RCX; break;
1981         case X86::XMM1: ShadowReg = X86::RDX; break;
1982         case X86::XMM2: ShadowReg = X86::R8; break;
1983         case X86::XMM3: ShadowReg = X86::R9; break;
1984         }
1985         if (ShadowReg)
1986           RegsToPass.push_back(std::make_pair(ShadowReg, Arg));
1987       }
1988     } else if (!IsSibcall && (!isTailCall || isByVal)) {
1989       assert(VA.isMemLoc());
1990       if (StackPtr.getNode() == 0)
1991         StackPtr = DAG.getCopyFromReg(Chain, dl, X86StackPtr, getPointerTy());
1992       MemOpChains.push_back(LowerMemOpCallTo(Chain, StackPtr, Arg,
1993                                              dl, DAG, VA, Flags));
1994     }
1995   }
1996
1997   if (!MemOpChains.empty())
1998     Chain = DAG.getNode(ISD::TokenFactor, dl, MVT::Other,
1999                         &MemOpChains[0], MemOpChains.size());
2000
2001   // Build a sequence of copy-to-reg nodes chained together with token chain
2002   // and flag operands which copy the outgoing args into registers.
2003   SDValue InFlag;
2004   // Tail call byval lowering might overwrite argument registers so in case of
2005   // tail call optimization the copies to registers are lowered later.
2006   if (!isTailCall)
2007     for (unsigned i = 0, e = RegsToPass.size(); i != e; ++i) {
2008       Chain = DAG.getCopyToReg(Chain, dl, RegsToPass[i].first,
2009                                RegsToPass[i].second, InFlag);
2010       InFlag = Chain.getValue(1);
2011     }
2012
2013   if (Subtarget->isPICStyleGOT()) {
2014     // ELF / PIC requires GOT in the EBX register before function calls via PLT
2015     // GOT pointer.
2016     if (!isTailCall) {
2017       Chain = DAG.getCopyToReg(Chain, dl, X86::EBX,
2018                                DAG.getNode(X86ISD::GlobalBaseReg,
2019                                            DebugLoc(), getPointerTy()),
2020                                InFlag);
2021       InFlag = Chain.getValue(1);
2022     } else {
2023       // If we are tail calling and generating PIC/GOT style code load the
2024       // address of the callee into ECX. The value in ecx is used as target of
2025       // the tail jump. This is done to circumvent the ebx/callee-saved problem
2026       // for tail calls on PIC/GOT architectures. Normally we would just put the
2027       // address of GOT into ebx and then call target@PLT. But for tail calls
2028       // ebx would be restored (since ebx is callee saved) before jumping to the
2029       // target@PLT.
2030
2031       // Note: The actual moving to ECX is done further down.
2032       GlobalAddressSDNode *G = dyn_cast<GlobalAddressSDNode>(Callee);
2033       if (G && !G->getGlobal()->hasHiddenVisibility() &&
2034           !G->getGlobal()->hasProtectedVisibility())
2035         Callee = LowerGlobalAddress(Callee, DAG);
2036       else if (isa<ExternalSymbolSDNode>(Callee))
2037         Callee = LowerExternalSymbol(Callee, DAG);
2038     }
2039   }
2040
2041   if (Is64Bit && isVarArg && !Subtarget->isTargetWin64()) {
2042     // From AMD64 ABI document:
2043     // For calls that may call functions that use varargs or stdargs
2044     // (prototype-less calls or calls to functions containing ellipsis (...) in
2045     // the declaration) %al is used as hidden argument to specify the number
2046     // of SSE registers used. The contents of %al do not need to match exactly
2047     // the number of registers, but must be an ubound on the number of SSE
2048     // registers used and is in the range 0 - 8 inclusive.
2049
2050     // Count the number of XMM registers allocated.
2051     static const unsigned XMMArgRegs[] = {
2052       X86::XMM0, X86::XMM1, X86::XMM2, X86::XMM3,
2053       X86::XMM4, X86::XMM5, X86::XMM6, X86::XMM7
2054     };
2055     unsigned NumXMMRegs = CCInfo.getFirstUnallocated(XMMArgRegs, 8);
2056     assert((Subtarget->hasSSE1() || !NumXMMRegs)
2057            && "SSE registers cannot be used when SSE is disabled");
2058
2059     Chain = DAG.getCopyToReg(Chain, dl, X86::AL,
2060                              DAG.getConstant(NumXMMRegs, MVT::i8), InFlag);
2061     InFlag = Chain.getValue(1);
2062   }
2063
2064
2065   // For tail calls lower the arguments to the 'real' stack slot.
2066   if (isTailCall) {
2067     // Force all the incoming stack arguments to be loaded from the stack
2068     // before any new outgoing arguments are stored to the stack, because the
2069     // outgoing stack slots may alias the incoming argument stack slots, and
2070     // the alias isn't otherwise explicit. This is slightly more conservative
2071     // than necessary, because it means that each store effectively depends
2072     // on every argument instead of just those arguments it would clobber.
2073     SDValue ArgChain = DAG.getStackArgumentTokenFactor(Chain);
2074
2075     SmallVector<SDValue, 8> MemOpChains2;
2076     SDValue FIN;
2077     int FI = 0;
2078     // Do not flag preceeding copytoreg stuff together with the following stuff.
2079     InFlag = SDValue();
2080     if (GuaranteedTailCallOpt) {
2081       for (unsigned i = 0, e = ArgLocs.size(); i != e; ++i) {
2082         CCValAssign &VA = ArgLocs[i];
2083         if (VA.isRegLoc())
2084           continue;
2085         assert(VA.isMemLoc());
2086         SDValue Arg = OutVals[i];
2087         ISD::ArgFlagsTy Flags = Outs[i].Flags;
2088         // Create frame index.
2089         int32_t Offset = VA.getLocMemOffset()+FPDiff;
2090         uint32_t OpSize = (VA.getLocVT().getSizeInBits()+7)/8;
2091         FI = MF.getFrameInfo()->CreateFixedObject(OpSize, Offset, true);
2092         FIN = DAG.getFrameIndex(FI, getPointerTy());
2093
2094         if (Flags.isByVal()) {
2095           // Copy relative to framepointer.
2096           SDValue Source = DAG.getIntPtrConstant(VA.getLocMemOffset());
2097           if (StackPtr.getNode() == 0)
2098             StackPtr = DAG.getCopyFromReg(Chain, dl, X86StackPtr,
2099                                           getPointerTy());
2100           Source = DAG.getNode(ISD::ADD, dl, getPointerTy(), StackPtr, Source);
2101
2102           MemOpChains2.push_back(CreateCopyOfByValArgument(Source, FIN,
2103                                                            ArgChain,
2104                                                            Flags, DAG, dl));
2105         } else {
2106           // Store relative to framepointer.
2107           MemOpChains2.push_back(
2108             DAG.getStore(ArgChain, dl, Arg, FIN,
2109                          MachinePointerInfo::getFixedStack(FI),
2110                          false, false, 0));
2111         }
2112       }
2113     }
2114
2115     if (!MemOpChains2.empty())
2116       Chain = DAG.getNode(ISD::TokenFactor, dl, MVT::Other,
2117                           &MemOpChains2[0], MemOpChains2.size());
2118
2119     // Copy arguments to their registers.
2120     for (unsigned i = 0, e = RegsToPass.size(); i != e; ++i) {
2121       Chain = DAG.getCopyToReg(Chain, dl, RegsToPass[i].first,
2122                                RegsToPass[i].second, InFlag);
2123       InFlag = Chain.getValue(1);
2124     }
2125     InFlag =SDValue();
2126
2127     // Store the return address to the appropriate stack slot.
2128     Chain = EmitTailCallStoreRetAddr(DAG, MF, Chain, RetAddrFrIdx, Is64Bit,
2129                                      FPDiff, dl);
2130   }
2131
2132   if (getTargetMachine().getCodeModel() == CodeModel::Large) {
2133     assert(Is64Bit && "Large code model is only legal in 64-bit mode.");
2134     // In the 64-bit large code model, we have to make all calls
2135     // through a register, since the call instruction's 32-bit
2136     // pc-relative offset may not be large enough to hold the whole
2137     // address.
2138   } else if (GlobalAddressSDNode *G = dyn_cast<GlobalAddressSDNode>(Callee)) {
2139     // If the callee is a GlobalAddress node (quite common, every direct call
2140     // is) turn it into a TargetGlobalAddress node so that legalize doesn't hack
2141     // it.
2142
2143     // We should use extra load for direct calls to dllimported functions in
2144     // non-JIT mode.
2145     const GlobalValue *GV = G->getGlobal();
2146     if (!GV->hasDLLImportLinkage()) {
2147       unsigned char OpFlags = 0;
2148
2149       // On ELF targets, in both X86-64 and X86-32 mode, direct calls to
2150       // external symbols most go through the PLT in PIC mode.  If the symbol
2151       // has hidden or protected visibility, or if it is static or local, then
2152       // we don't need to use the PLT - we can directly call it.
2153       if (Subtarget->isTargetELF() &&
2154           getTargetMachine().getRelocationModel() == Reloc::PIC_ &&
2155           GV->hasDefaultVisibility() && !GV->hasLocalLinkage()) {
2156         OpFlags = X86II::MO_PLT;
2157       } else if (Subtarget->isPICStyleStubAny() &&
2158                  (GV->isDeclaration() || GV->isWeakForLinker()) &&
2159                  Subtarget->getDarwinVers() < 9) {
2160         // PC-relative references to external symbols should go through $stub,
2161         // unless we're building with the leopard linker or later, which
2162         // automatically synthesizes these stubs.
2163         OpFlags = X86II::MO_DARWIN_STUB;
2164       }
2165
2166       Callee = DAG.getTargetGlobalAddress(GV, dl, getPointerTy(),
2167                                           G->getOffset(), OpFlags);
2168     }
2169   } else if (ExternalSymbolSDNode *S = dyn_cast<ExternalSymbolSDNode>(Callee)) {
2170     unsigned char OpFlags = 0;
2171
2172     // On ELF targets, in either X86-64 or X86-32 mode, direct calls to
2173     // external symbols should go through the PLT.
2174     if (Subtarget->isTargetELF() &&
2175         getTargetMachine().getRelocationModel() == Reloc::PIC_) {
2176       OpFlags = X86II::MO_PLT;
2177     } else if (Subtarget->isPICStyleStubAny() &&
2178                Subtarget->getDarwinVers() < 9) {
2179       // PC-relative references to external symbols should go through $stub,
2180       // unless we're building with the leopard linker or later, which
2181       // automatically synthesizes these stubs.
2182       OpFlags = X86II::MO_DARWIN_STUB;
2183     }
2184
2185     Callee = DAG.getTargetExternalSymbol(S->getSymbol(), getPointerTy(),
2186                                          OpFlags);
2187   }
2188
2189   // Returns a chain & a flag for retval copy to use.
2190   SDVTList NodeTys = DAG.getVTList(MVT::Other, MVT::Flag);
2191   SmallVector<SDValue, 8> Ops;
2192
2193   if (!IsSibcall && isTailCall) {
2194     Chain = DAG.getCALLSEQ_END(Chain, DAG.getIntPtrConstant(NumBytes, true),
2195                            DAG.getIntPtrConstant(0, true), InFlag);
2196     InFlag = Chain.getValue(1);
2197   }
2198
2199   Ops.push_back(Chain);
2200   Ops.push_back(Callee);
2201
2202   if (isTailCall)
2203     Ops.push_back(DAG.getConstant(FPDiff, MVT::i32));
2204
2205   // Add argument registers to the end of the list so that they are known live
2206   // into the call.
2207   for (unsigned i = 0, e = RegsToPass.size(); i != e; ++i)
2208     Ops.push_back(DAG.getRegister(RegsToPass[i].first,
2209                                   RegsToPass[i].second.getValueType()));
2210
2211   // Add an implicit use GOT pointer in EBX.
2212   if (!isTailCall && Subtarget->isPICStyleGOT())
2213     Ops.push_back(DAG.getRegister(X86::EBX, getPointerTy()));
2214
2215   // Add an implicit use of AL for non-Windows x86 64-bit vararg functions.
2216   if (Is64Bit && isVarArg && !Subtarget->isTargetWin64())
2217     Ops.push_back(DAG.getRegister(X86::AL, MVT::i8));
2218
2219   if (InFlag.getNode())
2220     Ops.push_back(InFlag);
2221
2222   if (isTailCall) {
2223     // We used to do:
2224     //// If this is the first return lowered for this function, add the regs
2225     //// to the liveout set for the function.
2226     // This isn't right, although it's probably harmless on x86; liveouts
2227     // should be computed from returns not tail calls.  Consider a void
2228     // function making a tail call to a function returning int.
2229     return DAG.getNode(X86ISD::TC_RETURN, dl,
2230                        NodeTys, &Ops[0], Ops.size());
2231   }
2232
2233   Chain = DAG.getNode(X86ISD::CALL, dl, NodeTys, &Ops[0], Ops.size());
2234   InFlag = Chain.getValue(1);
2235
2236   // Create the CALLSEQ_END node.
2237   unsigned NumBytesForCalleeToPush;
2238   if (Subtarget->IsCalleePop(isVarArg, CallConv))
2239     NumBytesForCalleeToPush = NumBytes;    // Callee pops everything
2240   else if (!Is64Bit && !IsTailCallConvention(CallConv) && IsStructRet)
2241     // If this is a call to a struct-return function, the callee
2242     // pops the hidden struct pointer, so we have to push it back.
2243     // This is common for Darwin/X86, Linux & Mingw32 targets.
2244     NumBytesForCalleeToPush = 4;
2245   else
2246     NumBytesForCalleeToPush = 0;  // Callee pops nothing.
2247
2248   // Returns a flag for retval copy to use.
2249   if (!IsSibcall) {
2250     Chain = DAG.getCALLSEQ_END(Chain,
2251                                DAG.getIntPtrConstant(NumBytes, true),
2252                                DAG.getIntPtrConstant(NumBytesForCalleeToPush,
2253                                                      true),
2254                                InFlag);
2255     InFlag = Chain.getValue(1);
2256   }
2257
2258   // Handle result values, copying them out of physregs into vregs that we
2259   // return.
2260   return LowerCallResult(Chain, InFlag, CallConv, isVarArg,
2261                          Ins, dl, DAG, InVals);
2262 }
2263
2264
2265 //===----------------------------------------------------------------------===//
2266 //                Fast Calling Convention (tail call) implementation
2267 //===----------------------------------------------------------------------===//
2268
2269 //  Like std call, callee cleans arguments, convention except that ECX is
2270 //  reserved for storing the tail called function address. Only 2 registers are
2271 //  free for argument passing (inreg). Tail call optimization is performed
2272 //  provided:
2273 //                * tailcallopt is enabled
2274 //                * caller/callee are fastcc
2275 //  On X86_64 architecture with GOT-style position independent code only local
2276 //  (within module) calls are supported at the moment.
2277 //  To keep the stack aligned according to platform abi the function
2278 //  GetAlignedArgumentStackSize ensures that argument delta is always multiples
2279 //  of stack alignment. (Dynamic linkers need this - darwin's dyld for example)
2280 //  If a tail called function callee has more arguments than the caller the
2281 //  caller needs to make sure that there is room to move the RETADDR to. This is
2282 //  achieved by reserving an area the size of the argument delta right after the
2283 //  original REtADDR, but before the saved framepointer or the spilled registers
2284 //  e.g. caller(arg1, arg2) calls callee(arg1, arg2,arg3,arg4)
2285 //  stack layout:
2286 //    arg1
2287 //    arg2
2288 //    RETADDR
2289 //    [ new RETADDR
2290 //      move area ]
2291 //    (possible EBP)
2292 //    ESI
2293 //    EDI
2294 //    local1 ..
2295
2296 /// GetAlignedArgumentStackSize - Make the stack size align e.g 16n + 12 aligned
2297 /// for a 16 byte align requirement.
2298 unsigned
2299 X86TargetLowering::GetAlignedArgumentStackSize(unsigned StackSize,
2300                                                SelectionDAG& DAG) const {
2301   MachineFunction &MF = DAG.getMachineFunction();
2302   const TargetMachine &TM = MF.getTarget();
2303   const TargetFrameInfo &TFI = *TM.getFrameInfo();
2304   unsigned StackAlignment = TFI.getStackAlignment();
2305   uint64_t AlignMask = StackAlignment - 1;
2306   int64_t Offset = StackSize;
2307   uint64_t SlotSize = TD->getPointerSize();
2308   if ( (Offset & AlignMask) <= (StackAlignment - SlotSize) ) {
2309     // Number smaller than 12 so just add the difference.
2310     Offset += ((StackAlignment - SlotSize) - (Offset & AlignMask));
2311   } else {
2312     // Mask out lower bits, add stackalignment once plus the 12 bytes.
2313     Offset = ((~AlignMask) & Offset) + StackAlignment +
2314       (StackAlignment-SlotSize);
2315   }
2316   return Offset;
2317 }
2318
2319 /// MatchingStackOffset - Return true if the given stack call argument is
2320 /// already available in the same position (relatively) of the caller's
2321 /// incoming argument stack.
2322 static
2323 bool MatchingStackOffset(SDValue Arg, unsigned Offset, ISD::ArgFlagsTy Flags,
2324                          MachineFrameInfo *MFI, const MachineRegisterInfo *MRI,
2325                          const X86InstrInfo *TII) {
2326   unsigned Bytes = Arg.getValueType().getSizeInBits() / 8;
2327   int FI = INT_MAX;
2328   if (Arg.getOpcode() == ISD::CopyFromReg) {
2329     unsigned VR = cast<RegisterSDNode>(Arg.getOperand(1))->getReg();
2330     if (!VR || TargetRegisterInfo::isPhysicalRegister(VR))
2331       return false;
2332     MachineInstr *Def = MRI->getVRegDef(VR);
2333     if (!Def)
2334       return false;
2335     if (!Flags.isByVal()) {
2336       if (!TII->isLoadFromStackSlot(Def, FI))
2337         return false;
2338     } else {
2339       unsigned Opcode = Def->getOpcode();
2340       if ((Opcode == X86::LEA32r || Opcode == X86::LEA64r) &&
2341           Def->getOperand(1).isFI()) {
2342         FI = Def->getOperand(1).getIndex();
2343         Bytes = Flags.getByValSize();
2344       } else
2345         return false;
2346     }
2347   } else if (LoadSDNode *Ld = dyn_cast<LoadSDNode>(Arg)) {
2348     if (Flags.isByVal())
2349       // ByVal argument is passed in as a pointer but it's now being
2350       // dereferenced. e.g.
2351       // define @foo(%struct.X* %A) {
2352       //   tail call @bar(%struct.X* byval %A)
2353       // }
2354       return false;
2355     SDValue Ptr = Ld->getBasePtr();
2356     FrameIndexSDNode *FINode = dyn_cast<FrameIndexSDNode>(Ptr);
2357     if (!FINode)
2358       return false;
2359     FI = FINode->getIndex();
2360   } else
2361     return false;
2362
2363   assert(FI != INT_MAX);
2364   if (!MFI->isFixedObjectIndex(FI))
2365     return false;
2366   return Offset == MFI->getObjectOffset(FI) && Bytes == MFI->getObjectSize(FI);
2367 }
2368
2369 /// IsEligibleForTailCallOptimization - Check whether the call is eligible
2370 /// for tail call optimization. Targets which want to do tail call
2371 /// optimization should implement this function.
2372 bool
2373 X86TargetLowering::IsEligibleForTailCallOptimization(SDValue Callee,
2374                                                      CallingConv::ID CalleeCC,
2375                                                      bool isVarArg,
2376                                                      bool isCalleeStructRet,
2377                                                      bool isCallerStructRet,
2378                                     const SmallVectorImpl<ISD::OutputArg> &Outs,
2379                                     const SmallVectorImpl<SDValue> &OutVals,
2380                                     const SmallVectorImpl<ISD::InputArg> &Ins,
2381                                                      SelectionDAG& DAG) const {
2382   if (!IsTailCallConvention(CalleeCC) &&
2383       CalleeCC != CallingConv::C)
2384     return false;
2385
2386   // If -tailcallopt is specified, make fastcc functions tail-callable.
2387   const MachineFunction &MF = DAG.getMachineFunction();
2388   const Function *CallerF = DAG.getMachineFunction().getFunction();
2389   CallingConv::ID CallerCC = CallerF->getCallingConv();
2390   bool CCMatch = CallerCC == CalleeCC;
2391
2392   if (GuaranteedTailCallOpt) {
2393     if (IsTailCallConvention(CalleeCC) && CCMatch)
2394       return true;
2395     return false;
2396   }
2397
2398   // Look for obvious safe cases to perform tail call optimization that do not
2399   // require ABI changes. This is what gcc calls sibcall.
2400
2401   // Can't do sibcall if stack needs to be dynamically re-aligned. PEI needs to
2402   // emit a special epilogue.
2403   if (RegInfo->needsStackRealignment(MF))
2404     return false;
2405
2406   // Do not sibcall optimize vararg calls unless the call site is not passing
2407   // any arguments.
2408   if (isVarArg && !Outs.empty())
2409     return false;
2410
2411   // Also avoid sibcall optimization if either caller or callee uses struct
2412   // return semantics.
2413   if (isCalleeStructRet || isCallerStructRet)
2414     return false;
2415
2416   // If the call result is in ST0 / ST1, it needs to be popped off the x87 stack.
2417   // Therefore if it's not used by the call it is not safe to optimize this into
2418   // a sibcall.
2419   bool Unused = false;
2420   for (unsigned i = 0, e = Ins.size(); i != e; ++i) {
2421     if (!Ins[i].Used) {
2422       Unused = true;
2423       break;
2424     }
2425   }
2426   if (Unused) {
2427     SmallVector<CCValAssign, 16> RVLocs;
2428     CCState CCInfo(CalleeCC, false, getTargetMachine(),
2429                    RVLocs, *DAG.getContext());
2430     CCInfo.AnalyzeCallResult(Ins, RetCC_X86);
2431     for (unsigned i = 0, e = RVLocs.size(); i != e; ++i) {
2432       CCValAssign &VA = RVLocs[i];
2433       if (VA.getLocReg() == X86::ST0 || VA.getLocReg() == X86::ST1)
2434         return false;
2435     }
2436   }
2437
2438   // If the calling conventions do not match, then we'd better make sure the
2439   // results are returned in the same way as what the caller expects.
2440   if (!CCMatch) {
2441     SmallVector<CCValAssign, 16> RVLocs1;
2442     CCState CCInfo1(CalleeCC, false, getTargetMachine(),
2443                     RVLocs1, *DAG.getContext());
2444     CCInfo1.AnalyzeCallResult(Ins, RetCC_X86);
2445
2446     SmallVector<CCValAssign, 16> RVLocs2;
2447     CCState CCInfo2(CallerCC, false, getTargetMachine(),
2448                     RVLocs2, *DAG.getContext());
2449     CCInfo2.AnalyzeCallResult(Ins, RetCC_X86);
2450
2451     if (RVLocs1.size() != RVLocs2.size())
2452       return false;
2453     for (unsigned i = 0, e = RVLocs1.size(); i != e; ++i) {
2454       if (RVLocs1[i].isRegLoc() != RVLocs2[i].isRegLoc())
2455         return false;
2456       if (RVLocs1[i].getLocInfo() != RVLocs2[i].getLocInfo())
2457         return false;
2458       if (RVLocs1[i].isRegLoc()) {
2459         if (RVLocs1[i].getLocReg() != RVLocs2[i].getLocReg())
2460           return false;
2461       } else {
2462         if (RVLocs1[i].getLocMemOffset() != RVLocs2[i].getLocMemOffset())
2463           return false;
2464       }
2465     }
2466   }
2467
2468   // If the callee takes no arguments then go on to check the results of the
2469   // call.
2470   if (!Outs.empty()) {
2471     // Check if stack adjustment is needed. For now, do not do this if any
2472     // argument is passed on the stack.
2473     SmallVector<CCValAssign, 16> ArgLocs;
2474     CCState CCInfo(CalleeCC, isVarArg, getTargetMachine(),
2475                    ArgLocs, *DAG.getContext());
2476     CCInfo.AnalyzeCallOperands(Outs, CC_X86);
2477     if (CCInfo.getNextStackOffset()) {
2478       MachineFunction &MF = DAG.getMachineFunction();
2479       if (MF.getInfo<X86MachineFunctionInfo>()->getBytesToPopOnReturn())
2480         return false;
2481       if (Subtarget->isTargetWin64())
2482         // Win64 ABI has additional complications.
2483         return false;
2484
2485       // Check if the arguments are already laid out in the right way as
2486       // the caller's fixed stack objects.
2487       MachineFrameInfo *MFI = MF.getFrameInfo();
2488       const MachineRegisterInfo *MRI = &MF.getRegInfo();
2489       const X86InstrInfo *TII =
2490         ((X86TargetMachine&)getTargetMachine()).getInstrInfo();
2491       for (unsigned i = 0, e = ArgLocs.size(); i != e; ++i) {
2492         CCValAssign &VA = ArgLocs[i];
2493         SDValue Arg = OutVals[i];
2494         ISD::ArgFlagsTy Flags = Outs[i].Flags;
2495         if (VA.getLocInfo() == CCValAssign::Indirect)
2496           return false;
2497         if (!VA.isRegLoc()) {
2498           if (!MatchingStackOffset(Arg, VA.getLocMemOffset(), Flags,
2499                                    MFI, MRI, TII))
2500             return false;
2501         }
2502       }
2503     }
2504
2505     // If the tailcall address may be in a register, then make sure it's
2506     // possible to register allocate for it. In 32-bit, the call address can
2507     // only target EAX, EDX, or ECX since the tail call must be scheduled after
2508     // callee-saved registers are restored. These happen to be the same
2509     // registers used to pass 'inreg' arguments so watch out for those.
2510     if (!Subtarget->is64Bit() &&
2511         !isa<GlobalAddressSDNode>(Callee) &&
2512         !isa<ExternalSymbolSDNode>(Callee)) {
2513       unsigned NumInRegs = 0;
2514       for (unsigned i = 0, e = ArgLocs.size(); i != e; ++i) {
2515         CCValAssign &VA = ArgLocs[i];
2516         if (!VA.isRegLoc())
2517           continue;
2518         unsigned Reg = VA.getLocReg();
2519         switch (Reg) {
2520         default: break;
2521         case X86::EAX: case X86::EDX: case X86::ECX:
2522           if (++NumInRegs == 3)
2523             return false;
2524           break;
2525         }
2526       }
2527     }
2528   }
2529
2530   // An stdcall caller is expected to clean up its arguments; the callee
2531   // isn't going to do that.
2532   if (!CCMatch && CallerCC==CallingConv::X86_StdCall)
2533     return false;
2534
2535   return true;
2536 }
2537
2538 FastISel *
2539 X86TargetLowering::createFastISel(FunctionLoweringInfo &funcInfo) const {
2540   return X86::createFastISel(funcInfo);
2541 }
2542
2543
2544 //===----------------------------------------------------------------------===//
2545 //                           Other Lowering Hooks
2546 //===----------------------------------------------------------------------===//
2547
2548 static bool MayFoldLoad(SDValue Op) {
2549   return Op.hasOneUse() && ISD::isNormalLoad(Op.getNode());
2550 }
2551
2552 static bool MayFoldIntoStore(SDValue Op) {
2553   return Op.hasOneUse() && ISD::isNormalStore(*Op.getNode()->use_begin());
2554 }
2555
2556 static bool isTargetShuffle(unsigned Opcode) {
2557   switch(Opcode) {
2558   default: return false;
2559   case X86ISD::PSHUFD:
2560   case X86ISD::PSHUFHW:
2561   case X86ISD::PSHUFLW:
2562   case X86ISD::SHUFPD:
2563   case X86ISD::PALIGN:
2564   case X86ISD::SHUFPS:
2565   case X86ISD::MOVLHPS:
2566   case X86ISD::MOVLHPD:
2567   case X86ISD::MOVHLPS:
2568   case X86ISD::MOVLPS:
2569   case X86ISD::MOVLPD:
2570   case X86ISD::MOVSHDUP:
2571   case X86ISD::MOVSLDUP:
2572   case X86ISD::MOVDDUP:
2573   case X86ISD::MOVSS:
2574   case X86ISD::MOVSD:
2575   case X86ISD::UNPCKLPS:
2576   case X86ISD::UNPCKLPD:
2577   case X86ISD::PUNPCKLWD:
2578   case X86ISD::PUNPCKLBW:
2579   case X86ISD::PUNPCKLDQ:
2580   case X86ISD::PUNPCKLQDQ:
2581   case X86ISD::UNPCKHPS:
2582   case X86ISD::UNPCKHPD:
2583   case X86ISD::PUNPCKHWD:
2584   case X86ISD::PUNPCKHBW:
2585   case X86ISD::PUNPCKHDQ:
2586   case X86ISD::PUNPCKHQDQ:
2587     return true;
2588   }
2589   return false;
2590 }
2591
2592 static SDValue getTargetShuffleNode(unsigned Opc, DebugLoc dl, EVT VT,
2593                                                SDValue V1, SelectionDAG &DAG) {
2594   switch(Opc) {
2595   default: llvm_unreachable("Unknown x86 shuffle node");
2596   case X86ISD::MOVSHDUP:
2597   case X86ISD::MOVSLDUP:
2598   case X86ISD::MOVDDUP:
2599     return DAG.getNode(Opc, dl, VT, V1);
2600   }
2601
2602   return SDValue();
2603 }
2604
2605 static SDValue getTargetShuffleNode(unsigned Opc, DebugLoc dl, EVT VT,
2606                           SDValue V1, unsigned TargetMask, SelectionDAG &DAG) {
2607   switch(Opc) {
2608   default: llvm_unreachable("Unknown x86 shuffle node");
2609   case X86ISD::PSHUFD:
2610   case X86ISD::PSHUFHW:
2611   case X86ISD::PSHUFLW:
2612     return DAG.getNode(Opc, dl, VT, V1, DAG.getConstant(TargetMask, MVT::i8));
2613   }
2614
2615   return SDValue();
2616 }
2617
2618 static SDValue getTargetShuffleNode(unsigned Opc, DebugLoc dl, EVT VT,
2619                SDValue V1, SDValue V2, unsigned TargetMask, SelectionDAG &DAG) {
2620   switch(Opc) {
2621   default: llvm_unreachable("Unknown x86 shuffle node");
2622   case X86ISD::PALIGN:
2623   case X86ISD::SHUFPD:
2624   case X86ISD::SHUFPS:
2625     return DAG.getNode(Opc, dl, VT, V1, V2,
2626                        DAG.getConstant(TargetMask, MVT::i8));
2627   }
2628   return SDValue();
2629 }
2630
2631 static SDValue getTargetShuffleNode(unsigned Opc, DebugLoc dl, EVT VT,
2632                                     SDValue V1, SDValue V2, SelectionDAG &DAG) {
2633   switch(Opc) {
2634   default: llvm_unreachable("Unknown x86 shuffle node");
2635   case X86ISD::MOVLHPS:
2636   case X86ISD::MOVLHPD:
2637   case X86ISD::MOVHLPS:
2638   case X86ISD::MOVLPS:
2639   case X86ISD::MOVLPD:
2640   case X86ISD::MOVSS:
2641   case X86ISD::MOVSD:
2642   case X86ISD::UNPCKLPS:
2643   case X86ISD::UNPCKLPD:
2644   case X86ISD::PUNPCKLWD:
2645   case X86ISD::PUNPCKLBW:
2646   case X86ISD::PUNPCKLDQ:
2647   case X86ISD::PUNPCKLQDQ:
2648   case X86ISD::UNPCKHPS:
2649   case X86ISD::UNPCKHPD:
2650   case X86ISD::PUNPCKHWD:
2651   case X86ISD::PUNPCKHBW:
2652   case X86ISD::PUNPCKHDQ:
2653   case X86ISD::PUNPCKHQDQ:
2654     return DAG.getNode(Opc, dl, VT, V1, V2);
2655   }
2656   return SDValue();
2657 }
2658
2659 SDValue X86TargetLowering::getReturnAddressFrameIndex(SelectionDAG &DAG) const {
2660   MachineFunction &MF = DAG.getMachineFunction();
2661   X86MachineFunctionInfo *FuncInfo = MF.getInfo<X86MachineFunctionInfo>();
2662   int ReturnAddrIndex = FuncInfo->getRAIndex();
2663
2664   if (ReturnAddrIndex == 0) {
2665     // Set up a frame object for the return address.
2666     uint64_t SlotSize = TD->getPointerSize();
2667     ReturnAddrIndex = MF.getFrameInfo()->CreateFixedObject(SlotSize, -SlotSize,
2668                                                            false);
2669     FuncInfo->setRAIndex(ReturnAddrIndex);
2670   }
2671
2672   return DAG.getFrameIndex(ReturnAddrIndex, getPointerTy());
2673 }
2674
2675
2676 bool X86::isOffsetSuitableForCodeModel(int64_t Offset, CodeModel::Model M,
2677                                        bool hasSymbolicDisplacement) {
2678   // Offset should fit into 32 bit immediate field.
2679   if (!isInt<32>(Offset))
2680     return false;
2681
2682   // If we don't have a symbolic displacement - we don't have any extra
2683   // restrictions.
2684   if (!hasSymbolicDisplacement)
2685     return true;
2686
2687   // FIXME: Some tweaks might be needed for medium code model.
2688   if (M != CodeModel::Small && M != CodeModel::Kernel)
2689     return false;
2690
2691   // For small code model we assume that latest object is 16MB before end of 31
2692   // bits boundary. We may also accept pretty large negative constants knowing
2693   // that all objects are in the positive half of address space.
2694   if (M == CodeModel::Small && Offset < 16*1024*1024)
2695     return true;
2696
2697   // For kernel code model we know that all object resist in the negative half
2698   // of 32bits address space. We may not accept negative offsets, since they may
2699   // be just off and we may accept pretty large positive ones.
2700   if (M == CodeModel::Kernel && Offset > 0)
2701     return true;
2702
2703   return false;
2704 }
2705
2706 /// TranslateX86CC - do a one to one translation of a ISD::CondCode to the X86
2707 /// specific condition code, returning the condition code and the LHS/RHS of the
2708 /// comparison to make.
2709 static unsigned TranslateX86CC(ISD::CondCode SetCCOpcode, bool isFP,
2710                                SDValue &LHS, SDValue &RHS, SelectionDAG &DAG) {
2711   if (!isFP) {
2712     if (ConstantSDNode *RHSC = dyn_cast<ConstantSDNode>(RHS)) {
2713       if (SetCCOpcode == ISD::SETGT && RHSC->isAllOnesValue()) {
2714         // X > -1   -> X == 0, jump !sign.
2715         RHS = DAG.getConstant(0, RHS.getValueType());
2716         return X86::COND_NS;
2717       } else if (SetCCOpcode == ISD::SETLT && RHSC->isNullValue()) {
2718         // X < 0   -> X == 0, jump on sign.
2719         return X86::COND_S;
2720       } else if (SetCCOpcode == ISD::SETLT && RHSC->getZExtValue() == 1) {
2721         // X < 1   -> X <= 0
2722         RHS = DAG.getConstant(0, RHS.getValueType());
2723         return X86::COND_LE;
2724       }
2725     }
2726
2727     switch (SetCCOpcode) {
2728     default: llvm_unreachable("Invalid integer condition!");
2729     case ISD::SETEQ:  return X86::COND_E;
2730     case ISD::SETGT:  return X86::COND_G;
2731     case ISD::SETGE:  return X86::COND_GE;
2732     case ISD::SETLT:  return X86::COND_L;
2733     case ISD::SETLE:  return X86::COND_LE;
2734     case ISD::SETNE:  return X86::COND_NE;
2735     case ISD::SETULT: return X86::COND_B;
2736     case ISD::SETUGT: return X86::COND_A;
2737     case ISD::SETULE: return X86::COND_BE;
2738     case ISD::SETUGE: return X86::COND_AE;
2739     }
2740   }
2741
2742   // First determine if it is required or is profitable to flip the operands.
2743
2744   // If LHS is a foldable load, but RHS is not, flip the condition.
2745   if ((ISD::isNON_EXTLoad(LHS.getNode()) && LHS.hasOneUse()) &&
2746       !(ISD::isNON_EXTLoad(RHS.getNode()) && RHS.hasOneUse())) {
2747     SetCCOpcode = getSetCCSwappedOperands(SetCCOpcode);
2748     std::swap(LHS, RHS);
2749   }
2750
2751   switch (SetCCOpcode) {
2752   default: break;
2753   case ISD::SETOLT:
2754   case ISD::SETOLE:
2755   case ISD::SETUGT:
2756   case ISD::SETUGE:
2757     std::swap(LHS, RHS);
2758     break;
2759   }
2760
2761   // On a floating point condition, the flags are set as follows:
2762   // ZF  PF  CF   op
2763   //  0 | 0 | 0 | X > Y
2764   //  0 | 0 | 1 | X < Y
2765   //  1 | 0 | 0 | X == Y
2766   //  1 | 1 | 1 | unordered
2767   switch (SetCCOpcode) {
2768   default: llvm_unreachable("Condcode should be pre-legalized away");
2769   case ISD::SETUEQ:
2770   case ISD::SETEQ:   return X86::COND_E;
2771   case ISD::SETOLT:              // flipped
2772   case ISD::SETOGT:
2773   case ISD::SETGT:   return X86::COND_A;
2774   case ISD::SETOLE:              // flipped
2775   case ISD::SETOGE:
2776   case ISD::SETGE:   return X86::COND_AE;
2777   case ISD::SETUGT:              // flipped
2778   case ISD::SETULT:
2779   case ISD::SETLT:   return X86::COND_B;
2780   case ISD::SETUGE:              // flipped
2781   case ISD::SETULE:
2782   case ISD::SETLE:   return X86::COND_BE;
2783   case ISD::SETONE:
2784   case ISD::SETNE:   return X86::COND_NE;
2785   case ISD::SETUO:   return X86::COND_P;
2786   case ISD::SETO:    return X86::COND_NP;
2787   case ISD::SETOEQ:
2788   case ISD::SETUNE:  return X86::COND_INVALID;
2789   }
2790 }
2791
2792 /// hasFPCMov - is there a floating point cmov for the specific X86 condition
2793 /// code. Current x86 isa includes the following FP cmov instructions:
2794 /// fcmovb, fcomvbe, fcomve, fcmovu, fcmovae, fcmova, fcmovne, fcmovnu.
2795 static bool hasFPCMov(unsigned X86CC) {
2796   switch (X86CC) {
2797   default:
2798     return false;
2799   case X86::COND_B:
2800   case X86::COND_BE:
2801   case X86::COND_E:
2802   case X86::COND_P:
2803   case X86::COND_A:
2804   case X86::COND_AE:
2805   case X86::COND_NE:
2806   case X86::COND_NP:
2807     return true;
2808   }
2809 }
2810
2811 /// isFPImmLegal - Returns true if the target can instruction select the
2812 /// specified FP immediate natively. If false, the legalizer will
2813 /// materialize the FP immediate as a load from a constant pool.
2814 bool X86TargetLowering::isFPImmLegal(const APFloat &Imm, EVT VT) const {
2815   for (unsigned i = 0, e = LegalFPImmediates.size(); i != e; ++i) {
2816     if (Imm.bitwiseIsEqual(LegalFPImmediates[i]))
2817       return true;
2818   }
2819   return false;
2820 }
2821
2822 /// isUndefOrInRange - Return true if Val is undef or if its value falls within
2823 /// the specified range (L, H].
2824 static bool isUndefOrInRange(int Val, int Low, int Hi) {
2825   return (Val < 0) || (Val >= Low && Val < Hi);
2826 }
2827
2828 /// isUndefOrEqual - Val is either less than zero (undef) or equal to the
2829 /// specified value.
2830 static bool isUndefOrEqual(int Val, int CmpVal) {
2831   if (Val < 0 || Val == CmpVal)
2832     return true;
2833   return false;
2834 }
2835
2836 /// isPSHUFDMask - Return true if the node specifies a shuffle of elements that
2837 /// is suitable for input to PSHUFD or PSHUFW.  That is, it doesn't reference
2838 /// the second operand.
2839 static bool isPSHUFDMask(const SmallVectorImpl<int> &Mask, EVT VT) {
2840   if (VT == MVT::v4f32 || VT == MVT::v4i32 )
2841     return (Mask[0] < 4 && Mask[1] < 4 && Mask[2] < 4 && Mask[3] < 4);
2842   if (VT == MVT::v2f64 || VT == MVT::v2i64)
2843     return (Mask[0] < 2 && Mask[1] < 2);
2844   return false;
2845 }
2846
2847 bool X86::isPSHUFDMask(ShuffleVectorSDNode *N) {
2848   SmallVector<int, 8> M;
2849   N->getMask(M);
2850   return ::isPSHUFDMask(M, N->getValueType(0));
2851 }
2852
2853 /// isPSHUFHWMask - Return true if the node specifies a shuffle of elements that
2854 /// is suitable for input to PSHUFHW.
2855 static bool isPSHUFHWMask(const SmallVectorImpl<int> &Mask, EVT VT) {
2856   if (VT != MVT::v8i16)
2857     return false;
2858
2859   // Lower quadword copied in order or undef.
2860   for (int i = 0; i != 4; ++i)
2861     if (Mask[i] >= 0 && Mask[i] != i)
2862       return false;
2863
2864   // Upper quadword shuffled.
2865   for (int i = 4; i != 8; ++i)
2866     if (Mask[i] >= 0 && (Mask[i] < 4 || Mask[i] > 7))
2867       return false;
2868
2869   return true;
2870 }
2871
2872 bool X86::isPSHUFHWMask(ShuffleVectorSDNode *N) {
2873   SmallVector<int, 8> M;
2874   N->getMask(M);
2875   return ::isPSHUFHWMask(M, N->getValueType(0));
2876 }
2877
2878 /// isPSHUFLWMask - Return true if the node specifies a shuffle of elements that
2879 /// is suitable for input to PSHUFLW.
2880 static bool isPSHUFLWMask(const SmallVectorImpl<int> &Mask, EVT VT) {
2881   if (VT != MVT::v8i16)
2882     return false;
2883
2884   // Upper quadword copied in order.
2885   for (int i = 4; i != 8; ++i)
2886     if (Mask[i] >= 0 && Mask[i] != i)
2887       return false;
2888
2889   // Lower quadword shuffled.
2890   for (int i = 0; i != 4; ++i)
2891     if (Mask[i] >= 4)
2892       return false;
2893
2894   return true;
2895 }
2896
2897 bool X86::isPSHUFLWMask(ShuffleVectorSDNode *N) {
2898   SmallVector<int, 8> M;
2899   N->getMask(M);
2900   return ::isPSHUFLWMask(M, N->getValueType(0));
2901 }
2902
2903 /// isPALIGNRMask - Return true if the node specifies a shuffle of elements that
2904 /// is suitable for input to PALIGNR.
2905 static bool isPALIGNRMask(const SmallVectorImpl<int> &Mask, EVT VT,
2906                           bool hasSSSE3) {
2907   int i, e = VT.getVectorNumElements();
2908
2909   // Do not handle v2i64 / v2f64 shuffles with palignr.
2910   if (e < 4 || !hasSSSE3)
2911     return false;
2912
2913   for (i = 0; i != e; ++i)
2914     if (Mask[i] >= 0)
2915       break;
2916
2917   // All undef, not a palignr.
2918   if (i == e)
2919     return false;
2920
2921   // Determine if it's ok to perform a palignr with only the LHS, since we
2922   // don't have access to the actual shuffle elements to see if RHS is undef.
2923   bool Unary = Mask[i] < (int)e;
2924   bool NeedsUnary = false;
2925
2926   int s = Mask[i] - i;
2927
2928   // Check the rest of the elements to see if they are consecutive.
2929   for (++i; i != e; ++i) {
2930     int m = Mask[i];
2931     if (m < 0)
2932       continue;
2933
2934     Unary = Unary && (m < (int)e);
2935     NeedsUnary = NeedsUnary || (m < s);
2936
2937     if (NeedsUnary && !Unary)
2938       return false;
2939     if (Unary && m != ((s+i) & (e-1)))
2940       return false;
2941     if (!Unary && m != (s+i))
2942       return false;
2943   }
2944   return true;
2945 }
2946
2947 bool X86::isPALIGNRMask(ShuffleVectorSDNode *N) {
2948   SmallVector<int, 8> M;
2949   N->getMask(M);
2950   return ::isPALIGNRMask(M, N->getValueType(0), true);
2951 }
2952
2953 /// isSHUFPMask - Return true if the specified VECTOR_SHUFFLE operand
2954 /// specifies a shuffle of elements that is suitable for input to SHUFP*.
2955 static bool isSHUFPMask(const SmallVectorImpl<int> &Mask, EVT VT) {
2956   int NumElems = VT.getVectorNumElements();
2957   if (NumElems != 2 && NumElems != 4)
2958     return false;
2959
2960   int Half = NumElems / 2;
2961   for (int i = 0; i < Half; ++i)
2962     if (!isUndefOrInRange(Mask[i], 0, NumElems))
2963       return false;
2964   for (int i = Half; i < NumElems; ++i)
2965     if (!isUndefOrInRange(Mask[i], NumElems, NumElems*2))
2966       return false;
2967
2968   return true;
2969 }
2970
2971 bool X86::isSHUFPMask(ShuffleVectorSDNode *N) {
2972   SmallVector<int, 8> M;
2973   N->getMask(M);
2974   return ::isSHUFPMask(M, N->getValueType(0));
2975 }
2976
2977 /// isCommutedSHUFP - Returns true if the shuffle mask is exactly
2978 /// the reverse of what x86 shuffles want. x86 shuffles requires the lower
2979 /// half elements to come from vector 1 (which would equal the dest.) and
2980 /// the upper half to come from vector 2.
2981 static bool isCommutedSHUFPMask(const SmallVectorImpl<int> &Mask, EVT VT) {
2982   int NumElems = VT.getVectorNumElements();
2983
2984   if (NumElems != 2 && NumElems != 4)
2985     return false;
2986
2987   int Half = NumElems / 2;
2988   for (int i = 0; i < Half; ++i)
2989     if (!isUndefOrInRange(Mask[i], NumElems, NumElems*2))
2990       return false;
2991   for (int i = Half; i < NumElems; ++i)
2992     if (!isUndefOrInRange(Mask[i], 0, NumElems))
2993       return false;
2994   return true;
2995 }
2996
2997 static bool isCommutedSHUFP(ShuffleVectorSDNode *N) {
2998   SmallVector<int, 8> M;
2999   N->getMask(M);
3000   return isCommutedSHUFPMask(M, N->getValueType(0));
3001 }
3002
3003 /// isMOVHLPSMask - Return true if the specified VECTOR_SHUFFLE operand
3004 /// specifies a shuffle of elements that is suitable for input to MOVHLPS.
3005 bool X86::isMOVHLPSMask(ShuffleVectorSDNode *N) {
3006   if (N->getValueType(0).getVectorNumElements() != 4)
3007     return false;
3008
3009   // Expect bit0 == 6, bit1 == 7, bit2 == 2, bit3 == 3
3010   return isUndefOrEqual(N->getMaskElt(0), 6) &&
3011          isUndefOrEqual(N->getMaskElt(1), 7) &&
3012          isUndefOrEqual(N->getMaskElt(2), 2) &&
3013          isUndefOrEqual(N->getMaskElt(3), 3);
3014 }
3015
3016 /// isMOVHLPS_v_undef_Mask - Special case of isMOVHLPSMask for canonical form
3017 /// of vector_shuffle v, v, <2, 3, 2, 3>, i.e. vector_shuffle v, undef,
3018 /// <2, 3, 2, 3>
3019 bool X86::isMOVHLPS_v_undef_Mask(ShuffleVectorSDNode *N) {
3020   unsigned NumElems = N->getValueType(0).getVectorNumElements();
3021
3022   if (NumElems != 4)
3023     return false;
3024
3025   return isUndefOrEqual(N->getMaskElt(0), 2) &&
3026   isUndefOrEqual(N->getMaskElt(1), 3) &&
3027   isUndefOrEqual(N->getMaskElt(2), 2) &&
3028   isUndefOrEqual(N->getMaskElt(3), 3);
3029 }
3030
3031 /// isMOVLPMask - Return true if the specified VECTOR_SHUFFLE operand
3032 /// specifies a shuffle of elements that is suitable for input to MOVLP{S|D}.
3033 bool X86::isMOVLPMask(ShuffleVectorSDNode *N) {
3034   unsigned NumElems = N->getValueType(0).getVectorNumElements();
3035
3036   if (NumElems != 2 && NumElems != 4)
3037     return false;
3038
3039   for (unsigned i = 0; i < NumElems/2; ++i)
3040     if (!isUndefOrEqual(N->getMaskElt(i), i + NumElems))
3041       return false;
3042
3043   for (unsigned i = NumElems/2; i < NumElems; ++i)
3044     if (!isUndefOrEqual(N->getMaskElt(i), i))
3045       return false;
3046
3047   return true;
3048 }
3049
3050 /// isMOVLHPSMask - Return true if the specified VECTOR_SHUFFLE operand
3051 /// specifies a shuffle of elements that is suitable for input to MOVLHPS.
3052 bool X86::isMOVLHPSMask(ShuffleVectorSDNode *N) {
3053   unsigned NumElems = N->getValueType(0).getVectorNumElements();
3054
3055   if (NumElems != 2 && NumElems != 4)
3056     return false;
3057
3058   for (unsigned i = 0; i < NumElems/2; ++i)
3059     if (!isUndefOrEqual(N->getMaskElt(i), i))
3060       return false;
3061
3062   for (unsigned i = 0; i < NumElems/2; ++i)
3063     if (!isUndefOrEqual(N->getMaskElt(i + NumElems/2), i + NumElems))
3064       return false;
3065
3066   return true;
3067 }
3068
3069 /// isUNPCKLMask - Return true if the specified VECTOR_SHUFFLE operand
3070 /// specifies a shuffle of elements that is suitable for input to UNPCKL.
3071 static bool isUNPCKLMask(const SmallVectorImpl<int> &Mask, EVT VT,
3072                          bool V2IsSplat = false) {
3073   int NumElts = VT.getVectorNumElements();
3074   if (NumElts != 2 && NumElts != 4 && NumElts != 8 && NumElts != 16)
3075     return false;
3076
3077   for (int i = 0, j = 0; i != NumElts; i += 2, ++j) {
3078     int BitI  = Mask[i];
3079     int BitI1 = Mask[i+1];
3080     if (!isUndefOrEqual(BitI, j))
3081       return false;
3082     if (V2IsSplat) {
3083       if (!isUndefOrEqual(BitI1, NumElts))
3084         return false;
3085     } else {
3086       if (!isUndefOrEqual(BitI1, j + NumElts))
3087         return false;
3088     }
3089   }
3090   return true;
3091 }
3092
3093 bool X86::isUNPCKLMask(ShuffleVectorSDNode *N, bool V2IsSplat) {
3094   SmallVector<int, 8> M;
3095   N->getMask(M);
3096   return ::isUNPCKLMask(M, N->getValueType(0), V2IsSplat);
3097 }
3098
3099 /// isUNPCKHMask - Return true if the specified VECTOR_SHUFFLE operand
3100 /// specifies a shuffle of elements that is suitable for input to UNPCKH.
3101 static bool isUNPCKHMask(const SmallVectorImpl<int> &Mask, EVT VT,
3102                          bool V2IsSplat = false) {
3103   int NumElts = VT.getVectorNumElements();
3104   if (NumElts != 2 && NumElts != 4 && NumElts != 8 && NumElts != 16)
3105     return false;
3106
3107   for (int i = 0, j = 0; i != NumElts; i += 2, ++j) {
3108     int BitI  = Mask[i];
3109     int BitI1 = Mask[i+1];
3110     if (!isUndefOrEqual(BitI, j + NumElts/2))
3111       return false;
3112     if (V2IsSplat) {
3113       if (isUndefOrEqual(BitI1, NumElts))
3114         return false;
3115     } else {
3116       if (!isUndefOrEqual(BitI1, j + NumElts/2 + NumElts))
3117         return false;
3118     }
3119   }
3120   return true;
3121 }
3122
3123 bool X86::isUNPCKHMask(ShuffleVectorSDNode *N, bool V2IsSplat) {
3124   SmallVector<int, 8> M;
3125   N->getMask(M);
3126   return ::isUNPCKHMask(M, N->getValueType(0), V2IsSplat);
3127 }
3128
3129 /// isUNPCKL_v_undef_Mask - Special case of isUNPCKLMask for canonical form
3130 /// of vector_shuffle v, v, <0, 4, 1, 5>, i.e. vector_shuffle v, undef,
3131 /// <0, 0, 1, 1>
3132 static bool isUNPCKL_v_undef_Mask(const SmallVectorImpl<int> &Mask, EVT VT) {
3133   int NumElems = VT.getVectorNumElements();
3134   if (NumElems != 2 && NumElems != 4 && NumElems != 8 && NumElems != 16)
3135     return false;
3136
3137   for (int i = 0, j = 0; i != NumElems; i += 2, ++j) {
3138     int BitI  = Mask[i];
3139     int BitI1 = Mask[i+1];
3140     if (!isUndefOrEqual(BitI, j))
3141       return false;
3142     if (!isUndefOrEqual(BitI1, j))
3143       return false;
3144   }
3145   return true;
3146 }
3147
3148 bool X86::isUNPCKL_v_undef_Mask(ShuffleVectorSDNode *N) {
3149   SmallVector<int, 8> M;
3150   N->getMask(M);
3151   return ::isUNPCKL_v_undef_Mask(M, N->getValueType(0));
3152 }
3153
3154 /// isUNPCKH_v_undef_Mask - Special case of isUNPCKHMask for canonical form
3155 /// of vector_shuffle v, v, <2, 6, 3, 7>, i.e. vector_shuffle v, undef,
3156 /// <2, 2, 3, 3>
3157 static bool isUNPCKH_v_undef_Mask(const SmallVectorImpl<int> &Mask, EVT VT) {
3158   int NumElems = VT.getVectorNumElements();
3159   if (NumElems != 2 && NumElems != 4 && NumElems != 8 && NumElems != 16)
3160     return false;
3161
3162   for (int i = 0, j = NumElems / 2; i != NumElems; i += 2, ++j) {
3163     int BitI  = Mask[i];
3164     int BitI1 = Mask[i+1];
3165     if (!isUndefOrEqual(BitI, j))
3166       return false;
3167     if (!isUndefOrEqual(BitI1, j))
3168       return false;
3169   }
3170   return true;
3171 }
3172
3173 bool X86::isUNPCKH_v_undef_Mask(ShuffleVectorSDNode *N) {
3174   SmallVector<int, 8> M;
3175   N->getMask(M);
3176   return ::isUNPCKH_v_undef_Mask(M, N->getValueType(0));
3177 }
3178
3179 /// isMOVLMask - Return true if the specified VECTOR_SHUFFLE operand
3180 /// specifies a shuffle of elements that is suitable for input to MOVSS,
3181 /// MOVSD, and MOVD, i.e. setting the lowest element.
3182 static bool isMOVLMask(const SmallVectorImpl<int> &Mask, EVT VT) {
3183   if (VT.getVectorElementType().getSizeInBits() < 32)
3184     return false;
3185
3186   int NumElts = VT.getVectorNumElements();
3187
3188   if (!isUndefOrEqual(Mask[0], NumElts))
3189     return false;
3190
3191   for (int i = 1; i < NumElts; ++i)
3192     if (!isUndefOrEqual(Mask[i], i))
3193       return false;
3194
3195   return true;
3196 }
3197
3198 bool X86::isMOVLMask(ShuffleVectorSDNode *N) {
3199   SmallVector<int, 8> M;
3200   N->getMask(M);
3201   return ::isMOVLMask(M, N->getValueType(0));
3202 }
3203
3204 /// isCommutedMOVL - Returns true if the shuffle mask is except the reverse
3205 /// of what x86 movss want. X86 movs requires the lowest  element to be lowest
3206 /// element of vector 2 and the other elements to come from vector 1 in order.
3207 static bool isCommutedMOVLMask(const SmallVectorImpl<int> &Mask, EVT VT,
3208                                bool V2IsSplat = false, bool V2IsUndef = false) {
3209   int NumOps = VT.getVectorNumElements();
3210   if (NumOps != 2 && NumOps != 4 && NumOps != 8 && NumOps != 16)
3211     return false;
3212
3213   if (!isUndefOrEqual(Mask[0], 0))
3214     return false;
3215
3216   for (int i = 1; i < NumOps; ++i)
3217     if (!(isUndefOrEqual(Mask[i], i+NumOps) ||
3218           (V2IsUndef && isUndefOrInRange(Mask[i], NumOps, NumOps*2)) ||
3219           (V2IsSplat && isUndefOrEqual(Mask[i], NumOps))))
3220       return false;
3221
3222   return true;
3223 }
3224
3225 static bool isCommutedMOVL(ShuffleVectorSDNode *N, bool V2IsSplat = false,
3226                            bool V2IsUndef = false) {
3227   SmallVector<int, 8> M;
3228   N->getMask(M);
3229   return isCommutedMOVLMask(M, N->getValueType(0), V2IsSplat, V2IsUndef);
3230 }
3231
3232 /// isMOVSHDUPMask - Return true if the specified VECTOR_SHUFFLE operand
3233 /// specifies a shuffle of elements that is suitable for input to MOVSHDUP.
3234 bool X86::isMOVSHDUPMask(ShuffleVectorSDNode *N) {
3235   if (N->getValueType(0).getVectorNumElements() != 4)
3236     return false;
3237
3238   // Expect 1, 1, 3, 3
3239   for (unsigned i = 0; i < 2; ++i) {
3240     int Elt = N->getMaskElt(i);
3241     if (Elt >= 0 && Elt != 1)
3242       return false;
3243   }
3244
3245   bool HasHi = false;
3246   for (unsigned i = 2; i < 4; ++i) {
3247     int Elt = N->getMaskElt(i);
3248     if (Elt >= 0 && Elt != 3)
3249       return false;
3250     if (Elt == 3)
3251       HasHi = true;
3252   }
3253   // Don't use movshdup if it can be done with a shufps.
3254   // FIXME: verify that matching u, u, 3, 3 is what we want.
3255   return HasHi;
3256 }
3257
3258 /// isMOVSLDUPMask - Return true if the specified VECTOR_SHUFFLE operand
3259 /// specifies a shuffle of elements that is suitable for input to MOVSLDUP.
3260 bool X86::isMOVSLDUPMask(ShuffleVectorSDNode *N) {
3261   if (N->getValueType(0).getVectorNumElements() != 4)
3262     return false;
3263
3264   // Expect 0, 0, 2, 2
3265   for (unsigned i = 0; i < 2; ++i)
3266     if (N->getMaskElt(i) > 0)
3267       return false;
3268
3269   bool HasHi = false;
3270   for (unsigned i = 2; i < 4; ++i) {
3271     int Elt = N->getMaskElt(i);
3272     if (Elt >= 0 && Elt != 2)
3273       return false;
3274     if (Elt == 2)
3275       HasHi = true;
3276   }
3277   // Don't use movsldup if it can be done with a shufps.
3278   return HasHi;
3279 }
3280
3281 /// isMOVDDUPMask - Return true if the specified VECTOR_SHUFFLE operand
3282 /// specifies a shuffle of elements that is suitable for input to MOVDDUP.
3283 bool X86::isMOVDDUPMask(ShuffleVectorSDNode *N) {
3284   int e = N->getValueType(0).getVectorNumElements() / 2;
3285
3286   for (int i = 0; i < e; ++i)
3287     if (!isUndefOrEqual(N->getMaskElt(i), i))
3288       return false;
3289   for (int i = 0; i < e; ++i)
3290     if (!isUndefOrEqual(N->getMaskElt(e+i), i))
3291       return false;
3292   return true;
3293 }
3294
3295 /// getShuffleSHUFImmediate - Return the appropriate immediate to shuffle
3296 /// the specified VECTOR_SHUFFLE mask with PSHUF* and SHUFP* instructions.
3297 unsigned X86::getShuffleSHUFImmediate(SDNode *N) {
3298   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(N);
3299   int NumOperands = SVOp->getValueType(0).getVectorNumElements();
3300
3301   unsigned Shift = (NumOperands == 4) ? 2 : 1;
3302   unsigned Mask = 0;
3303   for (int i = 0; i < NumOperands; ++i) {
3304     int Val = SVOp->getMaskElt(NumOperands-i-1);
3305     if (Val < 0) Val = 0;
3306     if (Val >= NumOperands) Val -= NumOperands;
3307     Mask |= Val;
3308     if (i != NumOperands - 1)
3309       Mask <<= Shift;
3310   }
3311   return Mask;
3312 }
3313
3314 /// getShufflePSHUFHWImmediate - Return the appropriate immediate to shuffle
3315 /// the specified VECTOR_SHUFFLE mask with the PSHUFHW instruction.
3316 unsigned X86::getShufflePSHUFHWImmediate(SDNode *N) {
3317   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(N);
3318   unsigned Mask = 0;
3319   // 8 nodes, but we only care about the last 4.
3320   for (unsigned i = 7; i >= 4; --i) {
3321     int Val = SVOp->getMaskElt(i);
3322     if (Val >= 0)
3323       Mask |= (Val - 4);
3324     if (i != 4)
3325       Mask <<= 2;
3326   }
3327   return Mask;
3328 }
3329
3330 /// getShufflePSHUFLWImmediate - Return the appropriate immediate to shuffle
3331 /// the specified VECTOR_SHUFFLE mask with the PSHUFLW instruction.
3332 unsigned X86::getShufflePSHUFLWImmediate(SDNode *N) {
3333   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(N);
3334   unsigned Mask = 0;
3335   // 8 nodes, but we only care about the first 4.
3336   for (int i = 3; i >= 0; --i) {
3337     int Val = SVOp->getMaskElt(i);
3338     if (Val >= 0)
3339       Mask |= Val;
3340     if (i != 0)
3341       Mask <<= 2;
3342   }
3343   return Mask;
3344 }
3345
3346 /// getShufflePALIGNRImmediate - Return the appropriate immediate to shuffle
3347 /// the specified VECTOR_SHUFFLE mask with the PALIGNR instruction.
3348 unsigned X86::getShufflePALIGNRImmediate(SDNode *N) {
3349   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(N);
3350   EVT VVT = N->getValueType(0);
3351   unsigned EltSize = VVT.getVectorElementType().getSizeInBits() >> 3;
3352   int Val = 0;
3353
3354   unsigned i, e;
3355   for (i = 0, e = VVT.getVectorNumElements(); i != e; ++i) {
3356     Val = SVOp->getMaskElt(i);
3357     if (Val >= 0)
3358       break;
3359   }
3360   return (Val - i) * EltSize;
3361 }
3362
3363 /// isZeroNode - Returns true if Elt is a constant zero or a floating point
3364 /// constant +0.0.
3365 bool X86::isZeroNode(SDValue Elt) {
3366   return ((isa<ConstantSDNode>(Elt) &&
3367            cast<ConstantSDNode>(Elt)->isNullValue()) ||
3368           (isa<ConstantFPSDNode>(Elt) &&
3369            cast<ConstantFPSDNode>(Elt)->getValueAPF().isPosZero()));
3370 }
3371
3372 /// CommuteVectorShuffle - Swap vector_shuffle operands as well as values in
3373 /// their permute mask.
3374 static SDValue CommuteVectorShuffle(ShuffleVectorSDNode *SVOp,
3375                                     SelectionDAG &DAG) {
3376   EVT VT = SVOp->getValueType(0);
3377   unsigned NumElems = VT.getVectorNumElements();
3378   SmallVector<int, 8> MaskVec;
3379
3380   for (unsigned i = 0; i != NumElems; ++i) {
3381     int idx = SVOp->getMaskElt(i);
3382     if (idx < 0)
3383       MaskVec.push_back(idx);
3384     else if (idx < (int)NumElems)
3385       MaskVec.push_back(idx + NumElems);
3386     else
3387       MaskVec.push_back(idx - NumElems);
3388   }
3389   return DAG.getVectorShuffle(VT, SVOp->getDebugLoc(), SVOp->getOperand(1),
3390                               SVOp->getOperand(0), &MaskVec[0]);
3391 }
3392
3393 /// CommuteVectorShuffleMask - Change values in a shuffle permute mask assuming
3394 /// the two vector operands have swapped position.
3395 static void CommuteVectorShuffleMask(SmallVectorImpl<int> &Mask, EVT VT) {
3396   unsigned NumElems = VT.getVectorNumElements();
3397   for (unsigned i = 0; i != NumElems; ++i) {
3398     int idx = Mask[i];
3399     if (idx < 0)
3400       continue;
3401     else if (idx < (int)NumElems)
3402       Mask[i] = idx + NumElems;
3403     else
3404       Mask[i] = idx - NumElems;
3405   }
3406 }
3407
3408 /// ShouldXformToMOVHLPS - Return true if the node should be transformed to
3409 /// match movhlps. The lower half elements should come from upper half of
3410 /// V1 (and in order), and the upper half elements should come from the upper
3411 /// half of V2 (and in order).
3412 static bool ShouldXformToMOVHLPS(ShuffleVectorSDNode *Op) {
3413   if (Op->getValueType(0).getVectorNumElements() != 4)
3414     return false;
3415   for (unsigned i = 0, e = 2; i != e; ++i)
3416     if (!isUndefOrEqual(Op->getMaskElt(i), i+2))
3417       return false;
3418   for (unsigned i = 2; i != 4; ++i)
3419     if (!isUndefOrEqual(Op->getMaskElt(i), i+4))
3420       return false;
3421   return true;
3422 }
3423
3424 /// isScalarLoadToVector - Returns true if the node is a scalar load that
3425 /// is promoted to a vector. It also returns the LoadSDNode by reference if
3426 /// required.
3427 static bool isScalarLoadToVector(SDNode *N, LoadSDNode **LD = NULL) {
3428   if (N->getOpcode() != ISD::SCALAR_TO_VECTOR)
3429     return false;
3430   N = N->getOperand(0).getNode();
3431   if (!ISD::isNON_EXTLoad(N))
3432     return false;
3433   if (LD)
3434     *LD = cast<LoadSDNode>(N);
3435   return true;
3436 }
3437
3438 /// ShouldXformToMOVLP{S|D} - Return true if the node should be transformed to
3439 /// match movlp{s|d}. The lower half elements should come from lower half of
3440 /// V1 (and in order), and the upper half elements should come from the upper
3441 /// half of V2 (and in order). And since V1 will become the source of the
3442 /// MOVLP, it must be either a vector load or a scalar load to vector.
3443 static bool ShouldXformToMOVLP(SDNode *V1, SDNode *V2,
3444                                ShuffleVectorSDNode *Op) {
3445   if (!ISD::isNON_EXTLoad(V1) && !isScalarLoadToVector(V1))
3446     return false;
3447   // Is V2 is a vector load, don't do this transformation. We will try to use
3448   // load folding shufps op.
3449   if (ISD::isNON_EXTLoad(V2))
3450     return false;
3451
3452   unsigned NumElems = Op->getValueType(0).getVectorNumElements();
3453
3454   if (NumElems != 2 && NumElems != 4)
3455     return false;
3456   for (unsigned i = 0, e = NumElems/2; i != e; ++i)
3457     if (!isUndefOrEqual(Op->getMaskElt(i), i))
3458       return false;
3459   for (unsigned i = NumElems/2; i != NumElems; ++i)
3460     if (!isUndefOrEqual(Op->getMaskElt(i), i+NumElems))
3461       return false;
3462   return true;
3463 }
3464
3465 /// isSplatVector - Returns true if N is a BUILD_VECTOR node whose elements are
3466 /// all the same.
3467 static bool isSplatVector(SDNode *N) {
3468   if (N->getOpcode() != ISD::BUILD_VECTOR)
3469     return false;
3470
3471   SDValue SplatValue = N->getOperand(0);
3472   for (unsigned i = 1, e = N->getNumOperands(); i != e; ++i)
3473     if (N->getOperand(i) != SplatValue)
3474       return false;
3475   return true;
3476 }
3477
3478 /// isZeroShuffle - Returns true if N is a VECTOR_SHUFFLE that can be resolved
3479 /// to an zero vector.
3480 /// FIXME: move to dag combiner / method on ShuffleVectorSDNode
3481 static bool isZeroShuffle(ShuffleVectorSDNode *N) {
3482   SDValue V1 = N->getOperand(0);
3483   SDValue V2 = N->getOperand(1);
3484   unsigned NumElems = N->getValueType(0).getVectorNumElements();
3485   for (unsigned i = 0; i != NumElems; ++i) {
3486     int Idx = N->getMaskElt(i);
3487     if (Idx >= (int)NumElems) {
3488       unsigned Opc = V2.getOpcode();
3489       if (Opc == ISD::UNDEF || ISD::isBuildVectorAllZeros(V2.getNode()))
3490         continue;
3491       if (Opc != ISD::BUILD_VECTOR ||
3492           !X86::isZeroNode(V2.getOperand(Idx-NumElems)))
3493         return false;
3494     } else if (Idx >= 0) {
3495       unsigned Opc = V1.getOpcode();
3496       if (Opc == ISD::UNDEF || ISD::isBuildVectorAllZeros(V1.getNode()))
3497         continue;
3498       if (Opc != ISD::BUILD_VECTOR ||
3499           !X86::isZeroNode(V1.getOperand(Idx)))
3500         return false;
3501     }
3502   }
3503   return true;
3504 }
3505
3506 /// getZeroVector - Returns a vector of specified type with all zero elements.
3507 ///
3508 static SDValue getZeroVector(EVT VT, bool HasSSE2, SelectionDAG &DAG,
3509                              DebugLoc dl) {
3510   assert(VT.isVector() && "Expected a vector type");
3511
3512   // Always build SSE zero vectors as <4 x i32> bitcasted
3513   // to their dest type. This ensures they get CSE'd.
3514   SDValue Vec;
3515   if (VT.getSizeInBits() == 128) {  // SSE
3516     if (HasSSE2) {  // SSE2
3517       SDValue Cst = DAG.getTargetConstant(0, MVT::i32);
3518       Vec = DAG.getNode(ISD::BUILD_VECTOR, dl, MVT::v4i32, Cst, Cst, Cst, Cst);
3519     } else { // SSE1
3520       SDValue Cst = DAG.getTargetConstantFP(+0.0, MVT::f32);
3521       Vec = DAG.getNode(ISD::BUILD_VECTOR, dl, MVT::v4f32, Cst, Cst, Cst, Cst);
3522     }
3523   } else if (VT.getSizeInBits() == 256) { // AVX
3524     // 256-bit logic and arithmetic instructions in AVX are
3525     // all floating-point, no support for integer ops. Default
3526     // to emitting fp zeroed vectors then.
3527     SDValue Cst = DAG.getTargetConstantFP(+0.0, MVT::f32);
3528     SDValue Ops[] = { Cst, Cst, Cst, Cst, Cst, Cst, Cst, Cst };
3529     Vec = DAG.getNode(ISD::BUILD_VECTOR, dl, MVT::v8f32, Ops, 8);
3530   }
3531   return DAG.getNode(ISD::BITCAST, dl, VT, Vec);
3532 }
3533
3534 /// getOnesVector - Returns a vector of specified type with all bits set.
3535 ///
3536 static SDValue getOnesVector(EVT VT, SelectionDAG &DAG, DebugLoc dl) {
3537   assert(VT.isVector() && "Expected a vector type");
3538
3539   // Always build ones vectors as <4 x i32> or <2 x i32> bitcasted to their dest
3540   // type.  This ensures they get CSE'd.
3541   SDValue Cst = DAG.getTargetConstant(~0U, MVT::i32);
3542   SDValue Vec;
3543   Vec = DAG.getNode(ISD::BUILD_VECTOR, dl, MVT::v4i32, Cst, Cst, Cst, Cst);
3544   return DAG.getNode(ISD::BITCAST, dl, VT, Vec);
3545 }
3546
3547
3548 /// NormalizeMask - V2 is a splat, modify the mask (if needed) so all elements
3549 /// that point to V2 points to its first element.
3550 static SDValue NormalizeMask(ShuffleVectorSDNode *SVOp, SelectionDAG &DAG) {
3551   EVT VT = SVOp->getValueType(0);
3552   unsigned NumElems = VT.getVectorNumElements();
3553
3554   bool Changed = false;
3555   SmallVector<int, 8> MaskVec;
3556   SVOp->getMask(MaskVec);
3557
3558   for (unsigned i = 0; i != NumElems; ++i) {
3559     if (MaskVec[i] > (int)NumElems) {
3560       MaskVec[i] = NumElems;
3561       Changed = true;
3562     }
3563   }
3564   if (Changed)
3565     return DAG.getVectorShuffle(VT, SVOp->getDebugLoc(), SVOp->getOperand(0),
3566                                 SVOp->getOperand(1), &MaskVec[0]);
3567   return SDValue(SVOp, 0);
3568 }
3569
3570 /// getMOVLMask - Returns a vector_shuffle mask for an movs{s|d}, movd
3571 /// operation of specified width.
3572 static SDValue getMOVL(SelectionDAG &DAG, DebugLoc dl, EVT VT, SDValue V1,
3573                        SDValue V2) {
3574   unsigned NumElems = VT.getVectorNumElements();
3575   SmallVector<int, 8> Mask;
3576   Mask.push_back(NumElems);
3577   for (unsigned i = 1; i != NumElems; ++i)
3578     Mask.push_back(i);
3579   return DAG.getVectorShuffle(VT, dl, V1, V2, &Mask[0]);
3580 }
3581
3582 /// getUnpackl - Returns a vector_shuffle node for an unpackl operation.
3583 static SDValue getUnpackl(SelectionDAG &DAG, DebugLoc dl, EVT VT, SDValue V1,
3584                           SDValue V2) {
3585   unsigned NumElems = VT.getVectorNumElements();
3586   SmallVector<int, 8> Mask;
3587   for (unsigned i = 0, e = NumElems/2; i != e; ++i) {
3588     Mask.push_back(i);
3589     Mask.push_back(i + NumElems);
3590   }
3591   return DAG.getVectorShuffle(VT, dl, V1, V2, &Mask[0]);
3592 }
3593
3594 /// getUnpackhMask - Returns a vector_shuffle node for an unpackh operation.
3595 static SDValue getUnpackh(SelectionDAG &DAG, DebugLoc dl, EVT VT, SDValue V1,
3596                           SDValue V2) {
3597   unsigned NumElems = VT.getVectorNumElements();
3598   unsigned Half = NumElems/2;
3599   SmallVector<int, 8> Mask;
3600   for (unsigned i = 0; i != Half; ++i) {
3601     Mask.push_back(i + Half);
3602     Mask.push_back(i + NumElems + Half);
3603   }
3604   return DAG.getVectorShuffle(VT, dl, V1, V2, &Mask[0]);
3605 }
3606
3607 /// PromoteSplat - Promote a splat of v4i32, v8i16 or v16i8 to v4f32.
3608 static SDValue PromoteSplat(ShuffleVectorSDNode *SV, SelectionDAG &DAG) {
3609   EVT PVT = MVT::v4f32;
3610   EVT VT = SV->getValueType(0);
3611   DebugLoc dl = SV->getDebugLoc();
3612   SDValue V1 = SV->getOperand(0);
3613   int NumElems = VT.getVectorNumElements();
3614   int EltNo = SV->getSplatIndex();
3615
3616   // unpack elements to the correct location
3617   while (NumElems > 4) {
3618     if (EltNo < NumElems/2) {
3619       V1 = getUnpackl(DAG, dl, VT, V1, V1);
3620     } else {
3621       V1 = getUnpackh(DAG, dl, VT, V1, V1);
3622       EltNo -= NumElems/2;
3623     }
3624     NumElems >>= 1;
3625   }
3626
3627   // Perform the splat.
3628   int SplatMask[4] = { EltNo, EltNo, EltNo, EltNo };
3629   V1 = DAG.getNode(ISD::BITCAST, dl, PVT, V1);
3630   V1 = DAG.getVectorShuffle(PVT, dl, V1, DAG.getUNDEF(PVT), &SplatMask[0]);
3631   return DAG.getNode(ISD::BITCAST, dl, VT, V1);
3632 }
3633
3634 /// getShuffleVectorZeroOrUndef - Return a vector_shuffle of the specified
3635 /// vector of zero or undef vector.  This produces a shuffle where the low
3636 /// element of V2 is swizzled into the zero/undef vector, landing at element
3637 /// Idx.  This produces a shuffle mask like 4,1,2,3 (idx=0) or  0,1,2,4 (idx=3).
3638 static SDValue getShuffleVectorZeroOrUndef(SDValue V2, unsigned Idx,
3639                                              bool isZero, bool HasSSE2,
3640                                              SelectionDAG &DAG) {
3641   EVT VT = V2.getValueType();
3642   SDValue V1 = isZero
3643     ? getZeroVector(VT, HasSSE2, DAG, V2.getDebugLoc()) : DAG.getUNDEF(VT);
3644   unsigned NumElems = VT.getVectorNumElements();
3645   SmallVector<int, 16> MaskVec;
3646   for (unsigned i = 0; i != NumElems; ++i)
3647     // If this is the insertion idx, put the low elt of V2 here.
3648     MaskVec.push_back(i == Idx ? NumElems : i);
3649   return DAG.getVectorShuffle(VT, V2.getDebugLoc(), V1, V2, &MaskVec[0]);
3650 }
3651
3652 /// getShuffleScalarElt - Returns the scalar element that will make up the ith
3653 /// element of the result of the vector shuffle.
3654 SDValue getShuffleScalarElt(SDNode *N, int Index, SelectionDAG &DAG,
3655                             unsigned Depth) {
3656   if (Depth == 6)
3657     return SDValue();  // Limit search depth.
3658
3659   SDValue V = SDValue(N, 0);
3660   EVT VT = V.getValueType();
3661   unsigned Opcode = V.getOpcode();
3662
3663   // Recurse into ISD::VECTOR_SHUFFLE node to find scalars.
3664   if (const ShuffleVectorSDNode *SV = dyn_cast<ShuffleVectorSDNode>(N)) {
3665     Index = SV->getMaskElt(Index);
3666
3667     if (Index < 0)
3668       return DAG.getUNDEF(VT.getVectorElementType());
3669
3670     int NumElems = VT.getVectorNumElements();
3671     SDValue NewV = (Index < NumElems) ? SV->getOperand(0) : SV->getOperand(1);
3672     return getShuffleScalarElt(NewV.getNode(), Index % NumElems, DAG, Depth+1);
3673   }
3674
3675   // Recurse into target specific vector shuffles to find scalars.
3676   if (isTargetShuffle(Opcode)) {
3677     int NumElems = VT.getVectorNumElements();
3678     SmallVector<unsigned, 16> ShuffleMask;
3679     SDValue ImmN;
3680
3681     switch(Opcode) {
3682     case X86ISD::SHUFPS:
3683     case X86ISD::SHUFPD:
3684       ImmN = N->getOperand(N->getNumOperands()-1);
3685       DecodeSHUFPSMask(NumElems,
3686                        cast<ConstantSDNode>(ImmN)->getZExtValue(),
3687                        ShuffleMask);
3688       break;
3689     case X86ISD::PUNPCKHBW:
3690     case X86ISD::PUNPCKHWD:
3691     case X86ISD::PUNPCKHDQ:
3692     case X86ISD::PUNPCKHQDQ:
3693       DecodePUNPCKHMask(NumElems, ShuffleMask);
3694       break;
3695     case X86ISD::UNPCKHPS:
3696     case X86ISD::UNPCKHPD:
3697       DecodeUNPCKHPMask(NumElems, ShuffleMask);
3698       break;
3699     case X86ISD::PUNPCKLBW:
3700     case X86ISD::PUNPCKLWD:
3701     case X86ISD::PUNPCKLDQ:
3702     case X86ISD::PUNPCKLQDQ:
3703       DecodePUNPCKLMask(NumElems, ShuffleMask);
3704       break;
3705     case X86ISD::UNPCKLPS:
3706     case X86ISD::UNPCKLPD:
3707       DecodeUNPCKLPMask(NumElems, ShuffleMask);
3708       break;
3709     case X86ISD::MOVHLPS:
3710       DecodeMOVHLPSMask(NumElems, ShuffleMask);
3711       break;
3712     case X86ISD::MOVLHPS:
3713       DecodeMOVLHPSMask(NumElems, ShuffleMask);
3714       break;
3715     case X86ISD::PSHUFD:
3716       ImmN = N->getOperand(N->getNumOperands()-1);
3717       DecodePSHUFMask(NumElems,
3718                       cast<ConstantSDNode>(ImmN)->getZExtValue(),
3719                       ShuffleMask);
3720       break;
3721     case X86ISD::PSHUFHW:
3722       ImmN = N->getOperand(N->getNumOperands()-1);
3723       DecodePSHUFHWMask(cast<ConstantSDNode>(ImmN)->getZExtValue(),
3724                         ShuffleMask);
3725       break;
3726     case X86ISD::PSHUFLW:
3727       ImmN = N->getOperand(N->getNumOperands()-1);
3728       DecodePSHUFLWMask(cast<ConstantSDNode>(ImmN)->getZExtValue(),
3729                         ShuffleMask);
3730       break;
3731     case X86ISD::MOVSS:
3732     case X86ISD::MOVSD: {
3733       // The index 0 always comes from the first element of the second source,
3734       // this is why MOVSS and MOVSD are used in the first place. The other
3735       // elements come from the other positions of the first source vector.
3736       unsigned OpNum = (Index == 0) ? 1 : 0;
3737       return getShuffleScalarElt(V.getOperand(OpNum).getNode(), Index, DAG,
3738                                  Depth+1);
3739     }
3740     default:
3741       assert("not implemented for target shuffle node");
3742       return SDValue();
3743     }
3744
3745     Index = ShuffleMask[Index];
3746     if (Index < 0)
3747       return DAG.getUNDEF(VT.getVectorElementType());
3748
3749     SDValue NewV = (Index < NumElems) ? N->getOperand(0) : N->getOperand(1);
3750     return getShuffleScalarElt(NewV.getNode(), Index % NumElems, DAG,
3751                                Depth+1);
3752   }
3753
3754   // Actual nodes that may contain scalar elements
3755   if (Opcode == ISD::BITCAST) {
3756     V = V.getOperand(0);
3757     EVT SrcVT = V.getValueType();
3758     unsigned NumElems = VT.getVectorNumElements();
3759
3760     if (!SrcVT.isVector() || SrcVT.getVectorNumElements() != NumElems)
3761       return SDValue();
3762   }
3763
3764   if (V.getOpcode() == ISD::SCALAR_TO_VECTOR)
3765     return (Index == 0) ? V.getOperand(0)
3766                           : DAG.getUNDEF(VT.getVectorElementType());
3767
3768   if (V.getOpcode() == ISD::BUILD_VECTOR)
3769     return V.getOperand(Index);
3770
3771   return SDValue();
3772 }
3773
3774 /// getNumOfConsecutiveZeros - Return the number of elements of a vector
3775 /// shuffle operation which come from a consecutively from a zero. The
3776 /// search can start in two diferent directions, from left or right.
3777 static
3778 unsigned getNumOfConsecutiveZeros(SDNode *N, int NumElems,
3779                                   bool ZerosFromLeft, SelectionDAG &DAG) {
3780   int i = 0;
3781
3782   while (i < NumElems) {
3783     unsigned Index = ZerosFromLeft ? i : NumElems-i-1;
3784     SDValue Elt = getShuffleScalarElt(N, Index, DAG, 0);
3785     if (!(Elt.getNode() &&
3786          (Elt.getOpcode() == ISD::UNDEF || X86::isZeroNode(Elt))))
3787       break;
3788     ++i;
3789   }
3790
3791   return i;
3792 }
3793
3794 /// isShuffleMaskConsecutive - Check if the shuffle mask indicies from MaskI to
3795 /// MaskE correspond consecutively to elements from one of the vector operands,
3796 /// starting from its index OpIdx. Also tell OpNum which source vector operand.
3797 static
3798 bool isShuffleMaskConsecutive(ShuffleVectorSDNode *SVOp, int MaskI, int MaskE,
3799                               int OpIdx, int NumElems, unsigned &OpNum) {
3800   bool SeenV1 = false;
3801   bool SeenV2 = false;
3802
3803   for (int i = MaskI; i <= MaskE; ++i, ++OpIdx) {
3804     int Idx = SVOp->getMaskElt(i);
3805     // Ignore undef indicies
3806     if (Idx < 0)
3807       continue;
3808
3809     if (Idx < NumElems)
3810       SeenV1 = true;
3811     else
3812       SeenV2 = true;
3813
3814     // Only accept consecutive elements from the same vector
3815     if ((Idx % NumElems != OpIdx) || (SeenV1 && SeenV2))
3816       return false;
3817   }
3818
3819   OpNum = SeenV1 ? 0 : 1;
3820   return true;
3821 }
3822
3823 /// isVectorShiftRight - Returns true if the shuffle can be implemented as a
3824 /// logical left shift of a vector.
3825 static bool isVectorShiftRight(ShuffleVectorSDNode *SVOp, SelectionDAG &DAG,
3826                                bool &isLeft, SDValue &ShVal, unsigned &ShAmt) {
3827   unsigned NumElems = SVOp->getValueType(0).getVectorNumElements();
3828   unsigned NumZeros = getNumOfConsecutiveZeros(SVOp, NumElems,
3829               false /* check zeros from right */, DAG);
3830   unsigned OpSrc;
3831
3832   if (!NumZeros)
3833     return false;
3834
3835   // Considering the elements in the mask that are not consecutive zeros,
3836   // check if they consecutively come from only one of the source vectors.
3837   //
3838   //               V1 = {X, A, B, C}     0
3839   //                         \  \  \    /
3840   //   vector_shuffle V1, V2 <1, 2, 3, X>
3841   //
3842   if (!isShuffleMaskConsecutive(SVOp,
3843             0,                   // Mask Start Index
3844             NumElems-NumZeros-1, // Mask End Index
3845             NumZeros,            // Where to start looking in the src vector
3846             NumElems,            // Number of elements in vector
3847             OpSrc))              // Which source operand ?
3848     return false;
3849
3850   isLeft = false;
3851   ShAmt = NumZeros;
3852   ShVal = SVOp->getOperand(OpSrc);
3853   return true;
3854 }
3855
3856 /// isVectorShiftLeft - Returns true if the shuffle can be implemented as a
3857 /// logical left shift of a vector.
3858 static bool isVectorShiftLeft(ShuffleVectorSDNode *SVOp, SelectionDAG &DAG,
3859                               bool &isLeft, SDValue &ShVal, unsigned &ShAmt) {
3860   unsigned NumElems = SVOp->getValueType(0).getVectorNumElements();
3861   unsigned NumZeros = getNumOfConsecutiveZeros(SVOp, NumElems,
3862               true /* check zeros from left */, DAG);
3863   unsigned OpSrc;
3864
3865   if (!NumZeros)
3866     return false;
3867
3868   // Considering the elements in the mask that are not consecutive zeros,
3869   // check if they consecutively come from only one of the source vectors.
3870   //
3871   //                           0    { A, B, X, X } = V2
3872   //                          / \    /  /
3873   //   vector_shuffle V1, V2 <X, X, 4, 5>
3874   //
3875   if (!isShuffleMaskConsecutive(SVOp,
3876             NumZeros,     // Mask Start Index
3877             NumElems-1,   // Mask End Index
3878             0,            // Where to start looking in the src vector
3879             NumElems,     // Number of elements in vector
3880             OpSrc))       // Which source operand ?
3881     return false;
3882
3883   isLeft = true;
3884   ShAmt = NumZeros;
3885   ShVal = SVOp->getOperand(OpSrc);
3886   return true;
3887 }
3888
3889 /// isVectorShift - Returns true if the shuffle can be implemented as a
3890 /// logical left or right shift of a vector.
3891 static bool isVectorShift(ShuffleVectorSDNode *SVOp, SelectionDAG &DAG,
3892                           bool &isLeft, SDValue &ShVal, unsigned &ShAmt) {
3893   if (isVectorShiftLeft(SVOp, DAG, isLeft, ShVal, ShAmt) ||
3894       isVectorShiftRight(SVOp, DAG, isLeft, ShVal, ShAmt))
3895     return true;
3896
3897   return false;
3898 }
3899
3900 /// LowerBuildVectorv16i8 - Custom lower build_vector of v16i8.
3901 ///
3902 static SDValue LowerBuildVectorv16i8(SDValue Op, unsigned NonZeros,
3903                                        unsigned NumNonZero, unsigned NumZero,
3904                                        SelectionDAG &DAG,
3905                                        const TargetLowering &TLI) {
3906   if (NumNonZero > 8)
3907     return SDValue();
3908
3909   DebugLoc dl = Op.getDebugLoc();
3910   SDValue V(0, 0);
3911   bool First = true;
3912   for (unsigned i = 0; i < 16; ++i) {
3913     bool ThisIsNonZero = (NonZeros & (1 << i)) != 0;
3914     if (ThisIsNonZero && First) {
3915       if (NumZero)
3916         V = getZeroVector(MVT::v8i16, true, DAG, dl);
3917       else
3918         V = DAG.getUNDEF(MVT::v8i16);
3919       First = false;
3920     }
3921
3922     if ((i & 1) != 0) {
3923       SDValue ThisElt(0, 0), LastElt(0, 0);
3924       bool LastIsNonZero = (NonZeros & (1 << (i-1))) != 0;
3925       if (LastIsNonZero) {
3926         LastElt = DAG.getNode(ISD::ZERO_EXTEND, dl,
3927                               MVT::i16, Op.getOperand(i-1));
3928       }
3929       if (ThisIsNonZero) {
3930         ThisElt = DAG.getNode(ISD::ZERO_EXTEND, dl, MVT::i16, Op.getOperand(i));
3931         ThisElt = DAG.getNode(ISD::SHL, dl, MVT::i16,
3932                               ThisElt, DAG.getConstant(8, MVT::i8));
3933         if (LastIsNonZero)
3934           ThisElt = DAG.getNode(ISD::OR, dl, MVT::i16, ThisElt, LastElt);
3935       } else
3936         ThisElt = LastElt;
3937
3938       if (ThisElt.getNode())
3939         V = DAG.getNode(ISD::INSERT_VECTOR_ELT, dl, MVT::v8i16, V, ThisElt,
3940                         DAG.getIntPtrConstant(i/2));
3941     }
3942   }
3943
3944   return DAG.getNode(ISD::BITCAST, dl, MVT::v16i8, V);
3945 }
3946
3947 /// LowerBuildVectorv8i16 - Custom lower build_vector of v8i16.
3948 ///
3949 static SDValue LowerBuildVectorv8i16(SDValue Op, unsigned NonZeros,
3950                                      unsigned NumNonZero, unsigned NumZero,
3951                                      SelectionDAG &DAG,
3952                                      const TargetLowering &TLI) {
3953   if (NumNonZero > 4)
3954     return SDValue();
3955
3956   DebugLoc dl = Op.getDebugLoc();
3957   SDValue V(0, 0);
3958   bool First = true;
3959   for (unsigned i = 0; i < 8; ++i) {
3960     bool isNonZero = (NonZeros & (1 << i)) != 0;
3961     if (isNonZero) {
3962       if (First) {
3963         if (NumZero)
3964           V = getZeroVector(MVT::v8i16, true, DAG, dl);
3965         else
3966           V = DAG.getUNDEF(MVT::v8i16);
3967         First = false;
3968       }
3969       V = DAG.getNode(ISD::INSERT_VECTOR_ELT, dl,
3970                       MVT::v8i16, V, Op.getOperand(i),
3971                       DAG.getIntPtrConstant(i));
3972     }
3973   }
3974
3975   return V;
3976 }
3977
3978 /// getVShift - Return a vector logical shift node.
3979 ///
3980 static SDValue getVShift(bool isLeft, EVT VT, SDValue SrcOp,
3981                          unsigned NumBits, SelectionDAG &DAG,
3982                          const TargetLowering &TLI, DebugLoc dl) {
3983   EVT ShVT = MVT::v2i64;
3984   unsigned Opc = isLeft ? X86ISD::VSHL : X86ISD::VSRL;
3985   SrcOp = DAG.getNode(ISD::BITCAST, dl, ShVT, SrcOp);
3986   return DAG.getNode(ISD::BITCAST, dl, VT,
3987                      DAG.getNode(Opc, dl, ShVT, SrcOp,
3988                              DAG.getConstant(NumBits, TLI.getShiftAmountTy())));
3989 }
3990
3991 SDValue
3992 X86TargetLowering::LowerAsSplatVectorLoad(SDValue SrcOp, EVT VT, DebugLoc dl,
3993                                           SelectionDAG &DAG) const {
3994
3995   // Check if the scalar load can be widened into a vector load. And if
3996   // the address is "base + cst" see if the cst can be "absorbed" into
3997   // the shuffle mask.
3998   if (LoadSDNode *LD = dyn_cast<LoadSDNode>(SrcOp)) {
3999     SDValue Ptr = LD->getBasePtr();
4000     if (!ISD::isNormalLoad(LD) || LD->isVolatile())
4001       return SDValue();
4002     EVT PVT = LD->getValueType(0);
4003     if (PVT != MVT::i32 && PVT != MVT::f32)
4004       return SDValue();
4005
4006     int FI = -1;
4007     int64_t Offset = 0;
4008     if (FrameIndexSDNode *FINode = dyn_cast<FrameIndexSDNode>(Ptr)) {
4009       FI = FINode->getIndex();
4010       Offset = 0;
4011     } else if (Ptr.getOpcode() == ISD::ADD &&
4012                isa<ConstantSDNode>(Ptr.getOperand(1)) &&
4013                isa<FrameIndexSDNode>(Ptr.getOperand(0))) {
4014       FI = cast<FrameIndexSDNode>(Ptr.getOperand(0))->getIndex();
4015       Offset = Ptr.getConstantOperandVal(1);
4016       Ptr = Ptr.getOperand(0);
4017     } else {
4018       return SDValue();
4019     }
4020
4021     SDValue Chain = LD->getChain();
4022     // Make sure the stack object alignment is at least 16.
4023     MachineFrameInfo *MFI = DAG.getMachineFunction().getFrameInfo();
4024     if (DAG.InferPtrAlignment(Ptr) < 16) {
4025       if (MFI->isFixedObjectIndex(FI)) {
4026         // Can't change the alignment. FIXME: It's possible to compute
4027         // the exact stack offset and reference FI + adjust offset instead.
4028         // If someone *really* cares about this. That's the way to implement it.
4029         return SDValue();
4030       } else {
4031         MFI->setObjectAlignment(FI, 16);
4032       }
4033     }
4034
4035     // (Offset % 16) must be multiple of 4. Then address is then
4036     // Ptr + (Offset & ~15).
4037     if (Offset < 0)
4038       return SDValue();
4039     if ((Offset % 16) & 3)
4040       return SDValue();
4041     int64_t StartOffset = Offset & ~15;
4042     if (StartOffset)
4043       Ptr = DAG.getNode(ISD::ADD, Ptr.getDebugLoc(), Ptr.getValueType(),
4044                         Ptr,DAG.getConstant(StartOffset, Ptr.getValueType()));
4045
4046     int EltNo = (Offset - StartOffset) >> 2;
4047     int Mask[4] = { EltNo, EltNo, EltNo, EltNo };
4048     EVT VT = (PVT == MVT::i32) ? MVT::v4i32 : MVT::v4f32;
4049     SDValue V1 = DAG.getLoad(VT, dl, Chain, Ptr,
4050                              LD->getPointerInfo().getWithOffset(StartOffset),
4051                              false, false, 0);
4052     // Canonicalize it to a v4i32 shuffle.
4053     V1 = DAG.getNode(ISD::BITCAST, dl, MVT::v4i32, V1);
4054     return DAG.getNode(ISD::BITCAST, dl, VT,
4055                        DAG.getVectorShuffle(MVT::v4i32, dl, V1,
4056                                             DAG.getUNDEF(MVT::v4i32),&Mask[0]));
4057   }
4058
4059   return SDValue();
4060 }
4061
4062 /// EltsFromConsecutiveLoads - Given the initializing elements 'Elts' of a
4063 /// vector of type 'VT', see if the elements can be replaced by a single large
4064 /// load which has the same value as a build_vector whose operands are 'elts'.
4065 ///
4066 /// Example: <load i32 *a, load i32 *a+4, undef, undef> -> zextload a
4067 ///
4068 /// FIXME: we'd also like to handle the case where the last elements are zero
4069 /// rather than undef via VZEXT_LOAD, but we do not detect that case today.
4070 /// There's even a handy isZeroNode for that purpose.
4071 static SDValue EltsFromConsecutiveLoads(EVT VT, SmallVectorImpl<SDValue> &Elts,
4072                                         DebugLoc &DL, SelectionDAG &DAG) {
4073   EVT EltVT = VT.getVectorElementType();
4074   unsigned NumElems = Elts.size();
4075
4076   LoadSDNode *LDBase = NULL;
4077   unsigned LastLoadedElt = -1U;
4078
4079   // For each element in the initializer, see if we've found a load or an undef.
4080   // If we don't find an initial load element, or later load elements are
4081   // non-consecutive, bail out.
4082   for (unsigned i = 0; i < NumElems; ++i) {
4083     SDValue Elt = Elts[i];
4084
4085     if (!Elt.getNode() ||
4086         (Elt.getOpcode() != ISD::UNDEF && !ISD::isNON_EXTLoad(Elt.getNode())))
4087       return SDValue();
4088     if (!LDBase) {
4089       if (Elt.getNode()->getOpcode() == ISD::UNDEF)
4090         return SDValue();
4091       LDBase = cast<LoadSDNode>(Elt.getNode());
4092       LastLoadedElt = i;
4093       continue;
4094     }
4095     if (Elt.getOpcode() == ISD::UNDEF)
4096       continue;
4097
4098     LoadSDNode *LD = cast<LoadSDNode>(Elt);
4099     if (!DAG.isConsecutiveLoad(LD, LDBase, EltVT.getSizeInBits()/8, i))
4100       return SDValue();
4101     LastLoadedElt = i;
4102   }
4103
4104   // If we have found an entire vector of loads and undefs, then return a large
4105   // load of the entire vector width starting at the base pointer.  If we found
4106   // consecutive loads for the low half, generate a vzext_load node.
4107   if (LastLoadedElt == NumElems - 1) {
4108     if (DAG.InferPtrAlignment(LDBase->getBasePtr()) >= 16)
4109       return DAG.getLoad(VT, DL, LDBase->getChain(), LDBase->getBasePtr(),
4110                          LDBase->getPointerInfo(),
4111                          LDBase->isVolatile(), LDBase->isNonTemporal(), 0);
4112     return DAG.getLoad(VT, DL, LDBase->getChain(), LDBase->getBasePtr(),
4113                        LDBase->getPointerInfo(),
4114                        LDBase->isVolatile(), LDBase->isNonTemporal(),
4115                        LDBase->getAlignment());
4116   } else if (NumElems == 4 && LastLoadedElt == 1) {
4117     SDVTList Tys = DAG.getVTList(MVT::v2i64, MVT::Other);
4118     SDValue Ops[] = { LDBase->getChain(), LDBase->getBasePtr() };
4119     SDValue ResNode = DAG.getMemIntrinsicNode(X86ISD::VZEXT_LOAD, DL, Tys,
4120                                               Ops, 2, MVT::i32,
4121                                               LDBase->getMemOperand());
4122     return DAG.getNode(ISD::BITCAST, DL, VT, ResNode);
4123   }
4124   return SDValue();
4125 }
4126
4127 SDValue
4128 X86TargetLowering::LowerBUILD_VECTOR(SDValue Op, SelectionDAG &DAG) const {
4129   DebugLoc dl = Op.getDebugLoc();
4130   // All zero's are handled with pxor in SSE2 and above, xorps in SSE1.
4131   // All one's are handled with pcmpeqd. In AVX, zero's are handled with
4132   // vpxor in 128-bit and xor{pd,ps} in 256-bit, but no 256 version of pcmpeqd
4133   // is present, so AllOnes is ignored.
4134   if (ISD::isBuildVectorAllZeros(Op.getNode()) ||
4135       (Op.getValueType().getSizeInBits() != 256 &&
4136        ISD::isBuildVectorAllOnes(Op.getNode()))) {
4137     // Canonicalize this to <4 x i32> (SSE) to
4138     // 1) ensure the zero vectors are CSE'd, and 2) ensure that i64 scalars are
4139     // eliminated on x86-32 hosts.
4140     if (Op.getValueType() == MVT::v4i32)
4141       return Op;
4142
4143     if (ISD::isBuildVectorAllOnes(Op.getNode()))
4144       return getOnesVector(Op.getValueType(), DAG, dl);
4145     return getZeroVector(Op.getValueType(), Subtarget->hasSSE2(), DAG, dl);
4146   }
4147
4148   EVT VT = Op.getValueType();
4149   EVT ExtVT = VT.getVectorElementType();
4150   unsigned EVTBits = ExtVT.getSizeInBits();
4151
4152   unsigned NumElems = Op.getNumOperands();
4153   unsigned NumZero  = 0;
4154   unsigned NumNonZero = 0;
4155   unsigned NonZeros = 0;
4156   bool IsAllConstants = true;
4157   SmallSet<SDValue, 8> Values;
4158   for (unsigned i = 0; i < NumElems; ++i) {
4159     SDValue Elt = Op.getOperand(i);
4160     if (Elt.getOpcode() == ISD::UNDEF)
4161       continue;
4162     Values.insert(Elt);
4163     if (Elt.getOpcode() != ISD::Constant &&
4164         Elt.getOpcode() != ISD::ConstantFP)
4165       IsAllConstants = false;
4166     if (X86::isZeroNode(Elt))
4167       NumZero++;
4168     else {
4169       NonZeros |= (1 << i);
4170       NumNonZero++;
4171     }
4172   }
4173
4174   // All undef vector. Return an UNDEF.  All zero vectors were handled above.
4175   if (NumNonZero == 0)
4176     return DAG.getUNDEF(VT);
4177
4178   // Special case for single non-zero, non-undef, element.
4179   if (NumNonZero == 1) {
4180     unsigned Idx = CountTrailingZeros_32(NonZeros);
4181     SDValue Item = Op.getOperand(Idx);
4182
4183     // If this is an insertion of an i64 value on x86-32, and if the top bits of
4184     // the value are obviously zero, truncate the value to i32 and do the
4185     // insertion that way.  Only do this if the value is non-constant or if the
4186     // value is a constant being inserted into element 0.  It is cheaper to do
4187     // a constant pool load than it is to do a movd + shuffle.
4188     if (ExtVT == MVT::i64 && !Subtarget->is64Bit() &&
4189         (!IsAllConstants || Idx == 0)) {
4190       if (DAG.MaskedValueIsZero(Item, APInt::getBitsSet(64, 32, 64))) {
4191         // Handle SSE only.
4192         assert(VT == MVT::v2i64 && "Expected an SSE value type!");
4193         EVT VecVT = MVT::v4i32;
4194         unsigned VecElts = 4;
4195
4196         // Truncate the value (which may itself be a constant) to i32, and
4197         // convert it to a vector with movd (S2V+shuffle to zero extend).
4198         Item = DAG.getNode(ISD::TRUNCATE, dl, MVT::i32, Item);
4199         Item = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, VecVT, Item);
4200         Item = getShuffleVectorZeroOrUndef(Item, 0, true,
4201                                            Subtarget->hasSSE2(), DAG);
4202
4203         // Now we have our 32-bit value zero extended in the low element of
4204         // a vector.  If Idx != 0, swizzle it into place.
4205         if (Idx != 0) {
4206           SmallVector<int, 4> Mask;
4207           Mask.push_back(Idx);
4208           for (unsigned i = 1; i != VecElts; ++i)
4209             Mask.push_back(i);
4210           Item = DAG.getVectorShuffle(VecVT, dl, Item,
4211                                       DAG.getUNDEF(Item.getValueType()),
4212                                       &Mask[0]);
4213         }
4214         return DAG.getNode(ISD::BITCAST, dl, Op.getValueType(), Item);
4215       }
4216     }
4217
4218     // If we have a constant or non-constant insertion into the low element of
4219     // a vector, we can do this with SCALAR_TO_VECTOR + shuffle of zero into
4220     // the rest of the elements.  This will be matched as movd/movq/movss/movsd
4221     // depending on what the source datatype is.
4222     if (Idx == 0) {
4223       if (NumZero == 0) {
4224         return DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, VT, Item);
4225       } else if (ExtVT == MVT::i32 || ExtVT == MVT::f32 || ExtVT == MVT::f64 ||
4226           (ExtVT == MVT::i64 && Subtarget->is64Bit())) {
4227         Item = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, VT, Item);
4228         // Turn it into a MOVL (i.e. movss, movsd, or movd) to a zero vector.
4229         return getShuffleVectorZeroOrUndef(Item, 0, true, Subtarget->hasSSE2(),
4230                                            DAG);
4231       } else if (ExtVT == MVT::i16 || ExtVT == MVT::i8) {
4232         Item = DAG.getNode(ISD::ZERO_EXTEND, dl, MVT::i32, Item);
4233         assert(VT.getSizeInBits() == 128 && "Expected an SSE value type!");
4234         EVT MiddleVT = MVT::v4i32;
4235         Item = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, MiddleVT, Item);
4236         Item = getShuffleVectorZeroOrUndef(Item, 0, true,
4237                                            Subtarget->hasSSE2(), DAG);
4238         return DAG.getNode(ISD::BITCAST, dl, VT, Item);
4239       }
4240     }
4241
4242     // Is it a vector logical left shift?
4243     if (NumElems == 2 && Idx == 1 &&
4244         X86::isZeroNode(Op.getOperand(0)) &&
4245         !X86::isZeroNode(Op.getOperand(1))) {
4246       unsigned NumBits = VT.getSizeInBits();
4247       return getVShift(true, VT,
4248                        DAG.getNode(ISD::SCALAR_TO_VECTOR, dl,
4249                                    VT, Op.getOperand(1)),
4250                        NumBits/2, DAG, *this, dl);
4251     }
4252
4253     if (IsAllConstants) // Otherwise, it's better to do a constpool load.
4254       return SDValue();
4255
4256     // Otherwise, if this is a vector with i32 or f32 elements, and the element
4257     // is a non-constant being inserted into an element other than the low one,
4258     // we can't use a constant pool load.  Instead, use SCALAR_TO_VECTOR (aka
4259     // movd/movss) to move this into the low element, then shuffle it into
4260     // place.
4261     if (EVTBits == 32) {
4262       Item = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, VT, Item);
4263
4264       // Turn it into a shuffle of zero and zero-extended scalar to vector.
4265       Item = getShuffleVectorZeroOrUndef(Item, 0, NumZero > 0,
4266                                          Subtarget->hasSSE2(), DAG);
4267       SmallVector<int, 8> MaskVec;
4268       for (unsigned i = 0; i < NumElems; i++)
4269         MaskVec.push_back(i == Idx ? 0 : 1);
4270       return DAG.getVectorShuffle(VT, dl, Item, DAG.getUNDEF(VT), &MaskVec[0]);
4271     }
4272   }
4273
4274   // Splat is obviously ok. Let legalizer expand it to a shuffle.
4275   if (Values.size() == 1) {
4276     if (EVTBits == 32) {
4277       // Instead of a shuffle like this:
4278       // shuffle (scalar_to_vector (load (ptr + 4))), undef, <0, 0, 0, 0>
4279       // Check if it's possible to issue this instead.
4280       // shuffle (vload ptr)), undef, <1, 1, 1, 1>
4281       unsigned Idx = CountTrailingZeros_32(NonZeros);
4282       SDValue Item = Op.getOperand(Idx);
4283       if (Op.getNode()->isOnlyUserOf(Item.getNode()))
4284         return LowerAsSplatVectorLoad(Item, VT, dl, DAG);
4285     }
4286     return SDValue();
4287   }
4288
4289   // A vector full of immediates; various special cases are already
4290   // handled, so this is best done with a single constant-pool load.
4291   if (IsAllConstants)
4292     return SDValue();
4293
4294   // Let legalizer expand 2-wide build_vectors.
4295   if (EVTBits == 64) {
4296     if (NumNonZero == 1) {
4297       // One half is zero or undef.
4298       unsigned Idx = CountTrailingZeros_32(NonZeros);
4299       SDValue V2 = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, VT,
4300                                  Op.getOperand(Idx));
4301       return getShuffleVectorZeroOrUndef(V2, Idx, true,
4302                                          Subtarget->hasSSE2(), DAG);
4303     }
4304     return SDValue();
4305   }
4306
4307   // If element VT is < 32 bits, convert it to inserts into a zero vector.
4308   if (EVTBits == 8 && NumElems == 16) {
4309     SDValue V = LowerBuildVectorv16i8(Op, NonZeros,NumNonZero,NumZero, DAG,
4310                                         *this);
4311     if (V.getNode()) return V;
4312   }
4313
4314   if (EVTBits == 16 && NumElems == 8) {
4315     SDValue V = LowerBuildVectorv8i16(Op, NonZeros,NumNonZero,NumZero, DAG,
4316                                       *this);
4317     if (V.getNode()) return V;
4318   }
4319
4320   // If element VT is == 32 bits, turn it into a number of shuffles.
4321   SmallVector<SDValue, 8> V;
4322   V.resize(NumElems);
4323   if (NumElems == 4 && NumZero > 0) {
4324     for (unsigned i = 0; i < 4; ++i) {
4325       bool isZero = !(NonZeros & (1 << i));
4326       if (isZero)
4327         V[i] = getZeroVector(VT, Subtarget->hasSSE2(), DAG, dl);
4328       else
4329         V[i] = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, VT, Op.getOperand(i));
4330     }
4331
4332     for (unsigned i = 0; i < 2; ++i) {
4333       switch ((NonZeros & (0x3 << i*2)) >> (i*2)) {
4334         default: break;
4335         case 0:
4336           V[i] = V[i*2];  // Must be a zero vector.
4337           break;
4338         case 1:
4339           V[i] = getMOVL(DAG, dl, VT, V[i*2+1], V[i*2]);
4340           break;
4341         case 2:
4342           V[i] = getMOVL(DAG, dl, VT, V[i*2], V[i*2+1]);
4343           break;
4344         case 3:
4345           V[i] = getUnpackl(DAG, dl, VT, V[i*2], V[i*2+1]);
4346           break;
4347       }
4348     }
4349
4350     SmallVector<int, 8> MaskVec;
4351     bool Reverse = (NonZeros & 0x3) == 2;
4352     for (unsigned i = 0; i < 2; ++i)
4353       MaskVec.push_back(Reverse ? 1-i : i);
4354     Reverse = ((NonZeros & (0x3 << 2)) >> 2) == 2;
4355     for (unsigned i = 0; i < 2; ++i)
4356       MaskVec.push_back(Reverse ? 1-i+NumElems : i+NumElems);
4357     return DAG.getVectorShuffle(VT, dl, V[0], V[1], &MaskVec[0]);
4358   }
4359
4360   if (Values.size() > 1 && VT.getSizeInBits() == 128) {
4361     // Check for a build vector of consecutive loads.
4362     for (unsigned i = 0; i < NumElems; ++i)
4363       V[i] = Op.getOperand(i);
4364
4365     // Check for elements which are consecutive loads.
4366     SDValue LD = EltsFromConsecutiveLoads(VT, V, dl, DAG);
4367     if (LD.getNode())
4368       return LD;
4369
4370     // For SSE 4.1, use insertps to put the high elements into the low element.
4371     if (getSubtarget()->hasSSE41()) {
4372       SDValue Result;
4373       if (Op.getOperand(0).getOpcode() != ISD::UNDEF)
4374         Result = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, VT, Op.getOperand(0));
4375       else
4376         Result = DAG.getUNDEF(VT);
4377
4378       for (unsigned i = 1; i < NumElems; ++i) {
4379         if (Op.getOperand(i).getOpcode() == ISD::UNDEF) continue;
4380         Result = DAG.getNode(ISD::INSERT_VECTOR_ELT, dl, VT, Result,
4381                              Op.getOperand(i), DAG.getIntPtrConstant(i));
4382       }
4383       return Result;
4384     }
4385
4386     // Otherwise, expand into a number of unpckl*, start by extending each of
4387     // our (non-undef) elements to the full vector width with the element in the
4388     // bottom slot of the vector (which generates no code for SSE).
4389     for (unsigned i = 0; i < NumElems; ++i) {
4390       if (Op.getOperand(i).getOpcode() != ISD::UNDEF)
4391         V[i] = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, VT, Op.getOperand(i));
4392       else
4393         V[i] = DAG.getUNDEF(VT);
4394     }
4395
4396     // Next, we iteratively mix elements, e.g. for v4f32:
4397     //   Step 1: unpcklps 0, 2 ==> X: <?, ?, 2, 0>
4398     //         : unpcklps 1, 3 ==> Y: <?, ?, 3, 1>
4399     //   Step 2: unpcklps X, Y ==>    <3, 2, 1, 0>
4400     unsigned EltStride = NumElems >> 1;
4401     while (EltStride != 0) {
4402       for (unsigned i = 0; i < EltStride; ++i) {
4403         // If V[i+EltStride] is undef and this is the first round of mixing,
4404         // then it is safe to just drop this shuffle: V[i] is already in the
4405         // right place, the one element (since it's the first round) being
4406         // inserted as undef can be dropped.  This isn't safe for successive
4407         // rounds because they will permute elements within both vectors.
4408         if (V[i+EltStride].getOpcode() == ISD::UNDEF &&
4409             EltStride == NumElems/2)
4410           continue;
4411
4412         V[i] = getUnpackl(DAG, dl, VT, V[i], V[i + EltStride]);
4413       }
4414       EltStride >>= 1;
4415     }
4416     return V[0];
4417   }
4418   return SDValue();
4419 }
4420
4421 SDValue
4422 X86TargetLowering::LowerCONCAT_VECTORS(SDValue Op, SelectionDAG &DAG) const {
4423   // We support concatenate two MMX registers and place them in a MMX
4424   // register.  This is better than doing a stack convert.
4425   DebugLoc dl = Op.getDebugLoc();
4426   EVT ResVT = Op.getValueType();
4427   assert(Op.getNumOperands() == 2);
4428   assert(ResVT == MVT::v2i64 || ResVT == MVT::v4i32 ||
4429          ResVT == MVT::v8i16 || ResVT == MVT::v16i8);
4430   int Mask[2];
4431   SDValue InVec = DAG.getNode(ISD::BITCAST,dl, MVT::v1i64, Op.getOperand(0));
4432   SDValue VecOp = DAG.getNode(X86ISD::MOVQ2DQ, dl, MVT::v2i64, InVec);
4433   InVec = Op.getOperand(1);
4434   if (InVec.getOpcode() == ISD::SCALAR_TO_VECTOR) {
4435     unsigned NumElts = ResVT.getVectorNumElements();
4436     VecOp = DAG.getNode(ISD::BITCAST, dl, ResVT, VecOp);
4437     VecOp = DAG.getNode(ISD::INSERT_VECTOR_ELT, dl, ResVT, VecOp,
4438                        InVec.getOperand(0), DAG.getIntPtrConstant(NumElts/2+1));
4439   } else {
4440     InVec = DAG.getNode(ISD::BITCAST, dl, MVT::v1i64, InVec);
4441     SDValue VecOp2 = DAG.getNode(X86ISD::MOVQ2DQ, dl, MVT::v2i64, InVec);
4442     Mask[0] = 0; Mask[1] = 2;
4443     VecOp = DAG.getVectorShuffle(MVT::v2i64, dl, VecOp, VecOp2, Mask);
4444   }
4445   return DAG.getNode(ISD::BITCAST, dl, ResVT, VecOp);
4446 }
4447
4448 // v8i16 shuffles - Prefer shuffles in the following order:
4449 // 1. [all]   pshuflw, pshufhw, optional move
4450 // 2. [ssse3] 1 x pshufb
4451 // 3. [ssse3] 2 x pshufb + 1 x por
4452 // 4. [all]   mov + pshuflw + pshufhw + N x (pextrw + pinsrw)
4453 SDValue
4454 X86TargetLowering::LowerVECTOR_SHUFFLEv8i16(SDValue Op,
4455                                             SelectionDAG &DAG) const {
4456   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(Op);
4457   SDValue V1 = SVOp->getOperand(0);
4458   SDValue V2 = SVOp->getOperand(1);
4459   DebugLoc dl = SVOp->getDebugLoc();
4460   SmallVector<int, 8> MaskVals;
4461
4462   // Determine if more than 1 of the words in each of the low and high quadwords
4463   // of the result come from the same quadword of one of the two inputs.  Undef
4464   // mask values count as coming from any quadword, for better codegen.
4465   SmallVector<unsigned, 4> LoQuad(4);
4466   SmallVector<unsigned, 4> HiQuad(4);
4467   BitVector InputQuads(4);
4468   for (unsigned i = 0; i < 8; ++i) {
4469     SmallVectorImpl<unsigned> &Quad = i < 4 ? LoQuad : HiQuad;
4470     int EltIdx = SVOp->getMaskElt(i);
4471     MaskVals.push_back(EltIdx);
4472     if (EltIdx < 0) {
4473       ++Quad[0];
4474       ++Quad[1];
4475       ++Quad[2];
4476       ++Quad[3];
4477       continue;
4478     }
4479     ++Quad[EltIdx / 4];
4480     InputQuads.set(EltIdx / 4);
4481   }
4482
4483   int BestLoQuad = -1;
4484   unsigned MaxQuad = 1;
4485   for (unsigned i = 0; i < 4; ++i) {
4486     if (LoQuad[i] > MaxQuad) {
4487       BestLoQuad = i;
4488       MaxQuad = LoQuad[i];
4489     }
4490   }
4491
4492   int BestHiQuad = -1;
4493   MaxQuad = 1;
4494   for (unsigned i = 0; i < 4; ++i) {
4495     if (HiQuad[i] > MaxQuad) {
4496       BestHiQuad = i;
4497       MaxQuad = HiQuad[i];
4498     }
4499   }
4500
4501   // For SSSE3, If all 8 words of the result come from only 1 quadword of each
4502   // of the two input vectors, shuffle them into one input vector so only a
4503   // single pshufb instruction is necessary. If There are more than 2 input
4504   // quads, disable the next transformation since it does not help SSSE3.
4505   bool V1Used = InputQuads[0] || InputQuads[1];
4506   bool V2Used = InputQuads[2] || InputQuads[3];
4507   if (Subtarget->hasSSSE3()) {
4508     if (InputQuads.count() == 2 && V1Used && V2Used) {
4509       BestLoQuad = InputQuads.find_first();
4510       BestHiQuad = InputQuads.find_next(BestLoQuad);
4511     }
4512     if (InputQuads.count() > 2) {
4513       BestLoQuad = -1;
4514       BestHiQuad = -1;
4515     }
4516   }
4517
4518   // If BestLoQuad or BestHiQuad are set, shuffle the quads together and update
4519   // the shuffle mask.  If a quad is scored as -1, that means that it contains
4520   // words from all 4 input quadwords.
4521   SDValue NewV;
4522   if (BestLoQuad >= 0 || BestHiQuad >= 0) {
4523     SmallVector<int, 8> MaskV;
4524     MaskV.push_back(BestLoQuad < 0 ? 0 : BestLoQuad);
4525     MaskV.push_back(BestHiQuad < 0 ? 1 : BestHiQuad);
4526     NewV = DAG.getVectorShuffle(MVT::v2i64, dl,
4527                   DAG.getNode(ISD::BITCAST, dl, MVT::v2i64, V1),
4528                   DAG.getNode(ISD::BITCAST, dl, MVT::v2i64, V2), &MaskV[0]);
4529     NewV = DAG.getNode(ISD::BITCAST, dl, MVT::v8i16, NewV);
4530
4531     // Rewrite the MaskVals and assign NewV to V1 if NewV now contains all the
4532     // source words for the shuffle, to aid later transformations.
4533     bool AllWordsInNewV = true;
4534     bool InOrder[2] = { true, true };
4535     for (unsigned i = 0; i != 8; ++i) {
4536       int idx = MaskVals[i];
4537       if (idx != (int)i)
4538         InOrder[i/4] = false;
4539       if (idx < 0 || (idx/4) == BestLoQuad || (idx/4) == BestHiQuad)
4540         continue;
4541       AllWordsInNewV = false;
4542       break;
4543     }
4544
4545     bool pshuflw = AllWordsInNewV, pshufhw = AllWordsInNewV;
4546     if (AllWordsInNewV) {
4547       for (int i = 0; i != 8; ++i) {
4548         int idx = MaskVals[i];
4549         if (idx < 0)
4550           continue;
4551         idx = MaskVals[i] = (idx / 4) == BestLoQuad ? (idx & 3) : (idx & 3) + 4;
4552         if ((idx != i) && idx < 4)
4553           pshufhw = false;
4554         if ((idx != i) && idx > 3)
4555           pshuflw = false;
4556       }
4557       V1 = NewV;
4558       V2Used = false;
4559       BestLoQuad = 0;
4560       BestHiQuad = 1;
4561     }
4562
4563     // If we've eliminated the use of V2, and the new mask is a pshuflw or
4564     // pshufhw, that's as cheap as it gets.  Return the new shuffle.
4565     if ((pshufhw && InOrder[0]) || (pshuflw && InOrder[1])) {
4566       unsigned Opc = pshufhw ? X86ISD::PSHUFHW : X86ISD::PSHUFLW;
4567       unsigned TargetMask = 0;
4568       NewV = DAG.getVectorShuffle(MVT::v8i16, dl, NewV,
4569                                   DAG.getUNDEF(MVT::v8i16), &MaskVals[0]);
4570       TargetMask = pshufhw ? X86::getShufflePSHUFHWImmediate(NewV.getNode()):
4571                              X86::getShufflePSHUFLWImmediate(NewV.getNode());
4572       V1 = NewV.getOperand(0);
4573       return getTargetShuffleNode(Opc, dl, MVT::v8i16, V1, TargetMask, DAG);
4574     }
4575   }
4576
4577   // If we have SSSE3, and all words of the result are from 1 input vector,
4578   // case 2 is generated, otherwise case 3 is generated.  If no SSSE3
4579   // is present, fall back to case 4.
4580   if (Subtarget->hasSSSE3()) {
4581     SmallVector<SDValue,16> pshufbMask;
4582
4583     // If we have elements from both input vectors, set the high bit of the
4584     // shuffle mask element to zero out elements that come from V2 in the V1
4585     // mask, and elements that come from V1 in the V2 mask, so that the two
4586     // results can be OR'd together.
4587     bool TwoInputs = V1Used && V2Used;
4588     for (unsigned i = 0; i != 8; ++i) {
4589       int EltIdx = MaskVals[i] * 2;
4590       if (TwoInputs && (EltIdx >= 16)) {
4591         pshufbMask.push_back(DAG.getConstant(0x80, MVT::i8));
4592         pshufbMask.push_back(DAG.getConstant(0x80, MVT::i8));
4593         continue;
4594       }
4595       pshufbMask.push_back(DAG.getConstant(EltIdx,   MVT::i8));
4596       pshufbMask.push_back(DAG.getConstant(EltIdx+1, MVT::i8));
4597     }
4598     V1 = DAG.getNode(ISD::BITCAST, dl, MVT::v16i8, V1);
4599     V1 = DAG.getNode(X86ISD::PSHUFB, dl, MVT::v16i8, V1,
4600                      DAG.getNode(ISD::BUILD_VECTOR, dl,
4601                                  MVT::v16i8, &pshufbMask[0], 16));
4602     if (!TwoInputs)
4603       return DAG.getNode(ISD::BITCAST, dl, MVT::v8i16, V1);
4604
4605     // Calculate the shuffle mask for the second input, shuffle it, and
4606     // OR it with the first shuffled input.
4607     pshufbMask.clear();
4608     for (unsigned i = 0; i != 8; ++i) {
4609       int EltIdx = MaskVals[i] * 2;
4610       if (EltIdx < 16) {
4611         pshufbMask.push_back(DAG.getConstant(0x80, MVT::i8));
4612         pshufbMask.push_back(DAG.getConstant(0x80, MVT::i8));
4613         continue;
4614       }
4615       pshufbMask.push_back(DAG.getConstant(EltIdx - 16, MVT::i8));
4616       pshufbMask.push_back(DAG.getConstant(EltIdx - 15, MVT::i8));
4617     }
4618     V2 = DAG.getNode(ISD::BITCAST, dl, MVT::v16i8, V2);
4619     V2 = DAG.getNode(X86ISD::PSHUFB, dl, MVT::v16i8, V2,
4620                      DAG.getNode(ISD::BUILD_VECTOR, dl,
4621                                  MVT::v16i8, &pshufbMask[0], 16));
4622     V1 = DAG.getNode(ISD::OR, dl, MVT::v16i8, V1, V2);
4623     return DAG.getNode(ISD::BITCAST, dl, MVT::v8i16, V1);
4624   }
4625
4626   // If BestLoQuad >= 0, generate a pshuflw to put the low elements in order,
4627   // and update MaskVals with new element order.
4628   BitVector InOrder(8);
4629   if (BestLoQuad >= 0) {
4630     SmallVector<int, 8> MaskV;
4631     for (int i = 0; i != 4; ++i) {
4632       int idx = MaskVals[i];
4633       if (idx < 0) {
4634         MaskV.push_back(-1);
4635         InOrder.set(i);
4636       } else if ((idx / 4) == BestLoQuad) {
4637         MaskV.push_back(idx & 3);
4638         InOrder.set(i);
4639       } else {
4640         MaskV.push_back(-1);
4641       }
4642     }
4643     for (unsigned i = 4; i != 8; ++i)
4644       MaskV.push_back(i);
4645     NewV = DAG.getVectorShuffle(MVT::v8i16, dl, NewV, DAG.getUNDEF(MVT::v8i16),
4646                                 &MaskV[0]);
4647
4648     if (NewV.getOpcode() == ISD::VECTOR_SHUFFLE && Subtarget->hasSSSE3())
4649       NewV = getTargetShuffleNode(X86ISD::PSHUFLW, dl, MVT::v8i16,
4650                                NewV.getOperand(0),
4651                                X86::getShufflePSHUFLWImmediate(NewV.getNode()),
4652                                DAG);
4653   }
4654
4655   // If BestHi >= 0, generate a pshufhw to put the high elements in order,
4656   // and update MaskVals with the new element order.
4657   if (BestHiQuad >= 0) {
4658     SmallVector<int, 8> MaskV;
4659     for (unsigned i = 0; i != 4; ++i)
4660       MaskV.push_back(i);
4661     for (unsigned i = 4; i != 8; ++i) {
4662       int idx = MaskVals[i];
4663       if (idx < 0) {
4664         MaskV.push_back(-1);
4665         InOrder.set(i);
4666       } else if ((idx / 4) == BestHiQuad) {
4667         MaskV.push_back((idx & 3) + 4);
4668         InOrder.set(i);
4669       } else {
4670         MaskV.push_back(-1);
4671       }
4672     }
4673     NewV = DAG.getVectorShuffle(MVT::v8i16, dl, NewV, DAG.getUNDEF(MVT::v8i16),
4674                                 &MaskV[0]);
4675
4676     if (NewV.getOpcode() == ISD::VECTOR_SHUFFLE && Subtarget->hasSSSE3())
4677       NewV = getTargetShuffleNode(X86ISD::PSHUFHW, dl, MVT::v8i16,
4678                               NewV.getOperand(0),
4679                               X86::getShufflePSHUFHWImmediate(NewV.getNode()),
4680                               DAG);
4681   }
4682
4683   // In case BestHi & BestLo were both -1, which means each quadword has a word
4684   // from each of the four input quadwords, calculate the InOrder bitvector now
4685   // before falling through to the insert/extract cleanup.
4686   if (BestLoQuad == -1 && BestHiQuad == -1) {
4687     NewV = V1;
4688     for (int i = 0; i != 8; ++i)
4689       if (MaskVals[i] < 0 || MaskVals[i] == i)
4690         InOrder.set(i);
4691   }
4692
4693   // The other elements are put in the right place using pextrw and pinsrw.
4694   for (unsigned i = 0; i != 8; ++i) {
4695     if (InOrder[i])
4696       continue;
4697     int EltIdx = MaskVals[i];
4698     if (EltIdx < 0)
4699       continue;
4700     SDValue ExtOp = (EltIdx < 8)
4701     ? DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::i16, V1,
4702                   DAG.getIntPtrConstant(EltIdx))
4703     : DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::i16, V2,
4704                   DAG.getIntPtrConstant(EltIdx - 8));
4705     NewV = DAG.getNode(ISD::INSERT_VECTOR_ELT, dl, MVT::v8i16, NewV, ExtOp,
4706                        DAG.getIntPtrConstant(i));
4707   }
4708   return NewV;
4709 }
4710
4711 // v16i8 shuffles - Prefer shuffles in the following order:
4712 // 1. [ssse3] 1 x pshufb
4713 // 2. [ssse3] 2 x pshufb + 1 x por
4714 // 3. [all]   v8i16 shuffle + N x pextrw + rotate + pinsrw
4715 static
4716 SDValue LowerVECTOR_SHUFFLEv16i8(ShuffleVectorSDNode *SVOp,
4717                                  SelectionDAG &DAG,
4718                                  const X86TargetLowering &TLI) {
4719   SDValue V1 = SVOp->getOperand(0);
4720   SDValue V2 = SVOp->getOperand(1);
4721   DebugLoc dl = SVOp->getDebugLoc();
4722   SmallVector<int, 16> MaskVals;
4723   SVOp->getMask(MaskVals);
4724
4725   // If we have SSSE3, case 1 is generated when all result bytes come from
4726   // one of  the inputs.  Otherwise, case 2 is generated.  If no SSSE3 is
4727   // present, fall back to case 3.
4728   // FIXME: kill V2Only once shuffles are canonizalized by getNode.
4729   bool V1Only = true;
4730   bool V2Only = true;
4731   for (unsigned i = 0; i < 16; ++i) {
4732     int EltIdx = MaskVals[i];
4733     if (EltIdx < 0)
4734       continue;
4735     if (EltIdx < 16)
4736       V2Only = false;
4737     else
4738       V1Only = false;
4739   }
4740
4741   // If SSSE3, use 1 pshufb instruction per vector with elements in the result.
4742   if (TLI.getSubtarget()->hasSSSE3()) {
4743     SmallVector<SDValue,16> pshufbMask;
4744
4745     // If all result elements are from one input vector, then only translate
4746     // undef mask values to 0x80 (zero out result) in the pshufb mask.
4747     //
4748     // Otherwise, we have elements from both input vectors, and must zero out
4749     // elements that come from V2 in the first mask, and V1 in the second mask
4750     // so that we can OR them together.
4751     bool TwoInputs = !(V1Only || V2Only);
4752     for (unsigned i = 0; i != 16; ++i) {
4753       int EltIdx = MaskVals[i];
4754       if (EltIdx < 0 || (TwoInputs && EltIdx >= 16)) {
4755         pshufbMask.push_back(DAG.getConstant(0x80, MVT::i8));
4756         continue;
4757       }
4758       pshufbMask.push_back(DAG.getConstant(EltIdx, MVT::i8));
4759     }
4760     // If all the elements are from V2, assign it to V1 and return after
4761     // building the first pshufb.
4762     if (V2Only)
4763       V1 = V2;
4764     V1 = DAG.getNode(X86ISD::PSHUFB, dl, MVT::v16i8, V1,
4765                      DAG.getNode(ISD::BUILD_VECTOR, dl,
4766                                  MVT::v16i8, &pshufbMask[0], 16));
4767     if (!TwoInputs)
4768       return V1;
4769
4770     // Calculate the shuffle mask for the second input, shuffle it, and
4771     // OR it with the first shuffled input.
4772     pshufbMask.clear();
4773     for (unsigned i = 0; i != 16; ++i) {
4774       int EltIdx = MaskVals[i];
4775       if (EltIdx < 16) {
4776         pshufbMask.push_back(DAG.getConstant(0x80, MVT::i8));
4777         continue;
4778       }
4779       pshufbMask.push_back(DAG.getConstant(EltIdx - 16, MVT::i8));
4780     }
4781     V2 = DAG.getNode(X86ISD::PSHUFB, dl, MVT::v16i8, V2,
4782                      DAG.getNode(ISD::BUILD_VECTOR, dl,
4783                                  MVT::v16i8, &pshufbMask[0], 16));
4784     return DAG.getNode(ISD::OR, dl, MVT::v16i8, V1, V2);
4785   }
4786
4787   // No SSSE3 - Calculate in place words and then fix all out of place words
4788   // With 0-16 extracts & inserts.  Worst case is 16 bytes out of order from
4789   // the 16 different words that comprise the two doublequadword input vectors.
4790   V1 = DAG.getNode(ISD::BITCAST, dl, MVT::v8i16, V1);
4791   V2 = DAG.getNode(ISD::BITCAST, dl, MVT::v8i16, V2);
4792   SDValue NewV = V2Only ? V2 : V1;
4793   for (int i = 0; i != 8; ++i) {
4794     int Elt0 = MaskVals[i*2];
4795     int Elt1 = MaskVals[i*2+1];
4796
4797     // This word of the result is all undef, skip it.
4798     if (Elt0 < 0 && Elt1 < 0)
4799       continue;
4800
4801     // This word of the result is already in the correct place, skip it.
4802     if (V1Only && (Elt0 == i*2) && (Elt1 == i*2+1))
4803       continue;
4804     if (V2Only && (Elt0 == i*2+16) && (Elt1 == i*2+17))
4805       continue;
4806
4807     SDValue Elt0Src = Elt0 < 16 ? V1 : V2;
4808     SDValue Elt1Src = Elt1 < 16 ? V1 : V2;
4809     SDValue InsElt;
4810
4811     // If Elt0 and Elt1 are defined, are consecutive, and can be load
4812     // using a single extract together, load it and store it.
4813     if ((Elt0 >= 0) && ((Elt0 + 1) == Elt1) && ((Elt0 & 1) == 0)) {
4814       InsElt = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::i16, Elt1Src,
4815                            DAG.getIntPtrConstant(Elt1 / 2));
4816       NewV = DAG.getNode(ISD::INSERT_VECTOR_ELT, dl, MVT::v8i16, NewV, InsElt,
4817                         DAG.getIntPtrConstant(i));
4818       continue;
4819     }
4820
4821     // If Elt1 is defined, extract it from the appropriate source.  If the
4822     // source byte is not also odd, shift the extracted word left 8 bits
4823     // otherwise clear the bottom 8 bits if we need to do an or.
4824     if (Elt1 >= 0) {
4825       InsElt = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::i16, Elt1Src,
4826                            DAG.getIntPtrConstant(Elt1 / 2));
4827       if ((Elt1 & 1) == 0)
4828         InsElt = DAG.getNode(ISD::SHL, dl, MVT::i16, InsElt,
4829                              DAG.getConstant(8, TLI.getShiftAmountTy()));
4830       else if (Elt0 >= 0)
4831         InsElt = DAG.getNode(ISD::AND, dl, MVT::i16, InsElt,
4832                              DAG.getConstant(0xFF00, MVT::i16));
4833     }
4834     // If Elt0 is defined, extract it from the appropriate source.  If the
4835     // source byte is not also even, shift the extracted word right 8 bits. If
4836     // Elt1 was also defined, OR the extracted values together before
4837     // inserting them in the result.
4838     if (Elt0 >= 0) {
4839       SDValue InsElt0 = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::i16,
4840                                     Elt0Src, DAG.getIntPtrConstant(Elt0 / 2));
4841       if ((Elt0 & 1) != 0)
4842         InsElt0 = DAG.getNode(ISD::SRL, dl, MVT::i16, InsElt0,
4843                               DAG.getConstant(8, TLI.getShiftAmountTy()));
4844       else if (Elt1 >= 0)
4845         InsElt0 = DAG.getNode(ISD::AND, dl, MVT::i16, InsElt0,
4846                              DAG.getConstant(0x00FF, MVT::i16));
4847       InsElt = Elt1 >= 0 ? DAG.getNode(ISD::OR, dl, MVT::i16, InsElt, InsElt0)
4848                          : InsElt0;
4849     }
4850     NewV = DAG.getNode(ISD::INSERT_VECTOR_ELT, dl, MVT::v8i16, NewV, InsElt,
4851                        DAG.getIntPtrConstant(i));
4852   }
4853   return DAG.getNode(ISD::BITCAST, dl, MVT::v16i8, NewV);
4854 }
4855
4856 /// RewriteAsNarrowerShuffle - Try rewriting v8i16 and v16i8 shuffles as 4 wide
4857 /// ones, or rewriting v4i32 / v4f32 as 2 wide ones if possible. This can be
4858 /// done when every pair / quad of shuffle mask elements point to elements in
4859 /// the right sequence. e.g.
4860 /// vector_shuffle X, Y, <2, 3, | 10, 11, | 0, 1, | 14, 15>
4861 static
4862 SDValue RewriteAsNarrowerShuffle(ShuffleVectorSDNode *SVOp,
4863                                  SelectionDAG &DAG, DebugLoc dl) {
4864   EVT VT = SVOp->getValueType(0);
4865   SDValue V1 = SVOp->getOperand(0);
4866   SDValue V2 = SVOp->getOperand(1);
4867   unsigned NumElems = VT.getVectorNumElements();
4868   unsigned NewWidth = (NumElems == 4) ? 2 : 4;
4869   EVT NewVT;
4870   switch (VT.getSimpleVT().SimpleTy) {
4871   default: assert(false && "Unexpected!");
4872   case MVT::v4f32: NewVT = MVT::v2f64; break;
4873   case MVT::v4i32: NewVT = MVT::v2i64; break;
4874   case MVT::v8i16: NewVT = MVT::v4i32; break;
4875   case MVT::v16i8: NewVT = MVT::v4i32; break;
4876   }
4877
4878   int Scale = NumElems / NewWidth;
4879   SmallVector<int, 8> MaskVec;
4880   for (unsigned i = 0; i < NumElems; i += Scale) {
4881     int StartIdx = -1;
4882     for (int j = 0; j < Scale; ++j) {
4883       int EltIdx = SVOp->getMaskElt(i+j);
4884       if (EltIdx < 0)
4885         continue;
4886       if (StartIdx == -1)
4887         StartIdx = EltIdx - (EltIdx % Scale);
4888       if (EltIdx != StartIdx + j)
4889         return SDValue();
4890     }
4891     if (StartIdx == -1)
4892       MaskVec.push_back(-1);
4893     else
4894       MaskVec.push_back(StartIdx / Scale);
4895   }
4896
4897   V1 = DAG.getNode(ISD::BITCAST, dl, NewVT, V1);
4898   V2 = DAG.getNode(ISD::BITCAST, dl, NewVT, V2);
4899   return DAG.getVectorShuffle(NewVT, dl, V1, V2, &MaskVec[0]);
4900 }
4901
4902 /// getVZextMovL - Return a zero-extending vector move low node.
4903 ///
4904 static SDValue getVZextMovL(EVT VT, EVT OpVT,
4905                             SDValue SrcOp, SelectionDAG &DAG,
4906                             const X86Subtarget *Subtarget, DebugLoc dl) {
4907   if (VT == MVT::v2f64 || VT == MVT::v4f32) {
4908     LoadSDNode *LD = NULL;
4909     if (!isScalarLoadToVector(SrcOp.getNode(), &LD))
4910       LD = dyn_cast<LoadSDNode>(SrcOp);
4911     if (!LD) {
4912       // movssrr and movsdrr do not clear top bits. Try to use movd, movq
4913       // instead.
4914       MVT ExtVT = (OpVT == MVT::v2f64) ? MVT::i64 : MVT::i32;
4915       if ((ExtVT != MVT::i64 || Subtarget->is64Bit()) &&
4916           SrcOp.getOpcode() == ISD::SCALAR_TO_VECTOR &&
4917           SrcOp.getOperand(0).getOpcode() == ISD::BITCAST &&
4918           SrcOp.getOperand(0).getOperand(0).getValueType() == ExtVT) {
4919         // PR2108
4920         OpVT = (OpVT == MVT::v2f64) ? MVT::v2i64 : MVT::v4i32;
4921         return DAG.getNode(ISD::BITCAST, dl, VT,
4922                            DAG.getNode(X86ISD::VZEXT_MOVL, dl, OpVT,
4923                                        DAG.getNode(ISD::SCALAR_TO_VECTOR, dl,
4924                                                    OpVT,
4925                                                    SrcOp.getOperand(0)
4926                                                           .getOperand(0))));
4927       }
4928     }
4929   }
4930
4931   return DAG.getNode(ISD::BITCAST, dl, VT,
4932                      DAG.getNode(X86ISD::VZEXT_MOVL, dl, OpVT,
4933                                  DAG.getNode(ISD::BITCAST, dl,
4934                                              OpVT, SrcOp)));
4935 }
4936
4937 /// LowerVECTOR_SHUFFLE_4wide - Handle all 4 wide cases with a number of
4938 /// shuffles.
4939 static SDValue
4940 LowerVECTOR_SHUFFLE_4wide(ShuffleVectorSDNode *SVOp, SelectionDAG &DAG) {
4941   SDValue V1 = SVOp->getOperand(0);
4942   SDValue V2 = SVOp->getOperand(1);
4943   DebugLoc dl = SVOp->getDebugLoc();
4944   EVT VT = SVOp->getValueType(0);
4945
4946   SmallVector<std::pair<int, int>, 8> Locs;
4947   Locs.resize(4);
4948   SmallVector<int, 8> Mask1(4U, -1);
4949   SmallVector<int, 8> PermMask;
4950   SVOp->getMask(PermMask);
4951
4952   unsigned NumHi = 0;
4953   unsigned NumLo = 0;
4954   for (unsigned i = 0; i != 4; ++i) {
4955     int Idx = PermMask[i];
4956     if (Idx < 0) {
4957       Locs[i] = std::make_pair(-1, -1);
4958     } else {
4959       assert(Idx < 8 && "Invalid VECTOR_SHUFFLE index!");
4960       if (Idx < 4) {
4961         Locs[i] = std::make_pair(0, NumLo);
4962         Mask1[NumLo] = Idx;
4963         NumLo++;
4964       } else {
4965         Locs[i] = std::make_pair(1, NumHi);
4966         if (2+NumHi < 4)
4967           Mask1[2+NumHi] = Idx;
4968         NumHi++;
4969       }
4970     }
4971   }
4972
4973   if (NumLo <= 2 && NumHi <= 2) {
4974     // If no more than two elements come from either vector. This can be
4975     // implemented with two shuffles. First shuffle gather the elements.
4976     // The second shuffle, which takes the first shuffle as both of its
4977     // vector operands, put the elements into the right order.
4978     V1 = DAG.getVectorShuffle(VT, dl, V1, V2, &Mask1[0]);
4979
4980     SmallVector<int, 8> Mask2(4U, -1);
4981
4982     for (unsigned i = 0; i != 4; ++i) {
4983       if (Locs[i].first == -1)
4984         continue;
4985       else {
4986         unsigned Idx = (i < 2) ? 0 : 4;
4987         Idx += Locs[i].first * 2 + Locs[i].second;
4988         Mask2[i] = Idx;
4989       }
4990     }
4991
4992     return DAG.getVectorShuffle(VT, dl, V1, V1, &Mask2[0]);
4993   } else if (NumLo == 3 || NumHi == 3) {
4994     // Otherwise, we must have three elements from one vector, call it X, and
4995     // one element from the other, call it Y.  First, use a shufps to build an
4996     // intermediate vector with the one element from Y and the element from X
4997     // that will be in the same half in the final destination (the indexes don't
4998     // matter). Then, use a shufps to build the final vector, taking the half
4999     // containing the element from Y from the intermediate, and the other half
5000     // from X.
5001     if (NumHi == 3) {
5002       // Normalize it so the 3 elements come from V1.
5003       CommuteVectorShuffleMask(PermMask, VT);
5004       std::swap(V1, V2);
5005     }
5006
5007     // Find the element from V2.
5008     unsigned HiIndex;
5009     for (HiIndex = 0; HiIndex < 3; ++HiIndex) {
5010       int Val = PermMask[HiIndex];
5011       if (Val < 0)
5012         continue;
5013       if (Val >= 4)
5014         break;
5015     }
5016
5017     Mask1[0] = PermMask[HiIndex];
5018     Mask1[1] = -1;
5019     Mask1[2] = PermMask[HiIndex^1];
5020     Mask1[3] = -1;
5021     V2 = DAG.getVectorShuffle(VT, dl, V1, V2, &Mask1[0]);
5022
5023     if (HiIndex >= 2) {
5024       Mask1[0] = PermMask[0];
5025       Mask1[1] = PermMask[1];
5026       Mask1[2] = HiIndex & 1 ? 6 : 4;
5027       Mask1[3] = HiIndex & 1 ? 4 : 6;
5028       return DAG.getVectorShuffle(VT, dl, V1, V2, &Mask1[0]);
5029     } else {
5030       Mask1[0] = HiIndex & 1 ? 2 : 0;
5031       Mask1[1] = HiIndex & 1 ? 0 : 2;
5032       Mask1[2] = PermMask[2];
5033       Mask1[3] = PermMask[3];
5034       if (Mask1[2] >= 0)
5035         Mask1[2] += 4;
5036       if (Mask1[3] >= 0)
5037         Mask1[3] += 4;
5038       return DAG.getVectorShuffle(VT, dl, V2, V1, &Mask1[0]);
5039     }
5040   }
5041
5042   // Break it into (shuffle shuffle_hi, shuffle_lo).
5043   Locs.clear();
5044   SmallVector<int,8> LoMask(4U, -1);
5045   SmallVector<int,8> HiMask(4U, -1);
5046
5047   SmallVector<int,8> *MaskPtr = &LoMask;
5048   unsigned MaskIdx = 0;
5049   unsigned LoIdx = 0;
5050   unsigned HiIdx = 2;
5051   for (unsigned i = 0; i != 4; ++i) {
5052     if (i == 2) {
5053       MaskPtr = &HiMask;
5054       MaskIdx = 1;
5055       LoIdx = 0;
5056       HiIdx = 2;
5057     }
5058     int Idx = PermMask[i];
5059     if (Idx < 0) {
5060       Locs[i] = std::make_pair(-1, -1);
5061     } else if (Idx < 4) {
5062       Locs[i] = std::make_pair(MaskIdx, LoIdx);
5063       (*MaskPtr)[LoIdx] = Idx;
5064       LoIdx++;
5065     } else {
5066       Locs[i] = std::make_pair(MaskIdx, HiIdx);
5067       (*MaskPtr)[HiIdx] = Idx;
5068       HiIdx++;
5069     }
5070   }
5071
5072   SDValue LoShuffle = DAG.getVectorShuffle(VT, dl, V1, V2, &LoMask[0]);
5073   SDValue HiShuffle = DAG.getVectorShuffle(VT, dl, V1, V2, &HiMask[0]);
5074   SmallVector<int, 8> MaskOps;
5075   for (unsigned i = 0; i != 4; ++i) {
5076     if (Locs[i].first == -1) {
5077       MaskOps.push_back(-1);
5078     } else {
5079       unsigned Idx = Locs[i].first * 4 + Locs[i].second;
5080       MaskOps.push_back(Idx);
5081     }
5082   }
5083   return DAG.getVectorShuffle(VT, dl, LoShuffle, HiShuffle, &MaskOps[0]);
5084 }
5085
5086 static bool MayFoldVectorLoad(SDValue V) {
5087   if (V.hasOneUse() && V.getOpcode() == ISD::BITCAST)
5088     V = V.getOperand(0);
5089   if (V.hasOneUse() && V.getOpcode() == ISD::SCALAR_TO_VECTOR)
5090     V = V.getOperand(0);
5091   if (MayFoldLoad(V))
5092     return true;
5093   return false;
5094 }
5095
5096 // FIXME: the version above should always be used. Since there's
5097 // a bug where several vector shuffles can't be folded because the
5098 // DAG is not updated during lowering and a node claims to have two
5099 // uses while it only has one, use this version, and let isel match
5100 // another instruction if the load really happens to have more than
5101 // one use. Remove this version after this bug get fixed.
5102 // rdar://8434668, PR8156
5103 static bool RelaxedMayFoldVectorLoad(SDValue V) {
5104   if (V.hasOneUse() && V.getOpcode() == ISD::BITCAST)
5105     V = V.getOperand(0);
5106   if (V.hasOneUse() && V.getOpcode() == ISD::SCALAR_TO_VECTOR)
5107     V = V.getOperand(0);
5108   if (ISD::isNormalLoad(V.getNode()))
5109     return true;
5110   return false;
5111 }
5112
5113 /// CanFoldShuffleIntoVExtract - Check if the current shuffle is used by
5114 /// a vector extract, and if both can be later optimized into a single load.
5115 /// This is done in visitEXTRACT_VECTOR_ELT and the conditions are checked
5116 /// here because otherwise a target specific shuffle node is going to be
5117 /// emitted for this shuffle, and the optimization not done.
5118 /// FIXME: This is probably not the best approach, but fix the problem
5119 /// until the right path is decided.
5120 static
5121 bool CanXFormVExtractWithShuffleIntoLoad(SDValue V, SelectionDAG &DAG,
5122                                          const TargetLowering &TLI) {
5123   EVT VT = V.getValueType();
5124   ShuffleVectorSDNode *SVOp = dyn_cast<ShuffleVectorSDNode>(V);
5125
5126   // Be sure that the vector shuffle is present in a pattern like this:
5127   // (vextract (v4f32 shuffle (load $addr), <1,u,u,u>), c) -> (f32 load $addr)
5128   if (!V.hasOneUse())
5129     return false;
5130
5131   SDNode *N = *V.getNode()->use_begin();
5132   if (N->getOpcode() != ISD::EXTRACT_VECTOR_ELT)
5133     return false;
5134
5135   SDValue EltNo = N->getOperand(1);
5136   if (!isa<ConstantSDNode>(EltNo))
5137     return false;
5138
5139   // If the bit convert changed the number of elements, it is unsafe
5140   // to examine the mask.
5141   bool HasShuffleIntoBitcast = false;
5142   if (V.getOpcode() == ISD::BITCAST) {
5143     EVT SrcVT = V.getOperand(0).getValueType();
5144     if (SrcVT.getVectorNumElements() != VT.getVectorNumElements())
5145       return false;
5146     V = V.getOperand(0);
5147     HasShuffleIntoBitcast = true;
5148   }
5149
5150   // Select the input vector, guarding against out of range extract vector.
5151   unsigned NumElems = VT.getVectorNumElements();
5152   unsigned Elt = cast<ConstantSDNode>(EltNo)->getZExtValue();
5153   int Idx = (Elt > NumElems) ? -1 : SVOp->getMaskElt(Elt);
5154   V = (Idx < (int)NumElems) ? V.getOperand(0) : V.getOperand(1);
5155
5156   // Skip one more bit_convert if necessary
5157   if (V.getOpcode() == ISD::BITCAST)
5158     V = V.getOperand(0);
5159
5160   if (ISD::isNormalLoad(V.getNode())) {
5161     // Is the original load suitable?
5162     LoadSDNode *LN0 = cast<LoadSDNode>(V);
5163
5164     // FIXME: avoid the multi-use bug that is preventing lots of
5165     // of foldings to be detected, this is still wrong of course, but
5166     // give the temporary desired behavior, and if it happens that
5167     // the load has real more uses, during isel it will not fold, and
5168     // will generate poor code.
5169     if (!LN0 || LN0->isVolatile()) // || !LN0->hasOneUse()
5170       return false;
5171
5172     if (!HasShuffleIntoBitcast)
5173       return true;
5174
5175     // If there's a bitcast before the shuffle, check if the load type and
5176     // alignment is valid.
5177     unsigned Align = LN0->getAlignment();
5178     unsigned NewAlign =
5179       TLI.getTargetData()->getABITypeAlignment(
5180                                     VT.getTypeForEVT(*DAG.getContext()));
5181
5182     if (NewAlign > Align || !TLI.isOperationLegalOrCustom(ISD::LOAD, VT))
5183       return false;
5184   }
5185
5186   return true;
5187 }
5188
5189 static
5190 SDValue getMOVDDup(SDValue &Op, DebugLoc &dl, SDValue V1, SelectionDAG &DAG) {
5191   EVT VT = Op.getValueType();
5192
5193   // Canonizalize to v2f64.
5194   V1 = DAG.getNode(ISD::BITCAST, dl, MVT::v2f64, V1);
5195   return DAG.getNode(ISD::BITCAST, dl, VT,
5196                      getTargetShuffleNode(X86ISD::MOVDDUP, dl, MVT::v2f64,
5197                                           V1, DAG));
5198 }
5199
5200 static
5201 SDValue getMOVLowToHigh(SDValue &Op, DebugLoc &dl, SelectionDAG &DAG,
5202                         bool HasSSE2) {
5203   SDValue V1 = Op.getOperand(0);
5204   SDValue V2 = Op.getOperand(1);
5205   EVT VT = Op.getValueType();
5206
5207   assert(VT != MVT::v2i64 && "unsupported shuffle type");
5208
5209   if (HasSSE2 && VT == MVT::v2f64)
5210     return getTargetShuffleNode(X86ISD::MOVLHPD, dl, VT, V1, V2, DAG);
5211
5212   // v4f32 or v4i32
5213   return getTargetShuffleNode(X86ISD::MOVLHPS, dl, VT, V1, V2, DAG);
5214 }
5215
5216 static
5217 SDValue getMOVHighToLow(SDValue &Op, DebugLoc &dl, SelectionDAG &DAG) {
5218   SDValue V1 = Op.getOperand(0);
5219   SDValue V2 = Op.getOperand(1);
5220   EVT VT = Op.getValueType();
5221
5222   assert((VT == MVT::v4i32 || VT == MVT::v4f32) &&
5223          "unsupported shuffle type");
5224
5225   if (V2.getOpcode() == ISD::UNDEF)
5226     V2 = V1;
5227
5228   // v4i32 or v4f32
5229   return getTargetShuffleNode(X86ISD::MOVHLPS, dl, VT, V1, V2, DAG);
5230 }
5231
5232 static
5233 SDValue getMOVLP(SDValue &Op, DebugLoc &dl, SelectionDAG &DAG, bool HasSSE2) {
5234   SDValue V1 = Op.getOperand(0);
5235   SDValue V2 = Op.getOperand(1);
5236   EVT VT = Op.getValueType();
5237   unsigned NumElems = VT.getVectorNumElements();
5238
5239   // Use MOVLPS and MOVLPD in case V1 or V2 are loads. During isel, the second
5240   // operand of these instructions is only memory, so check if there's a
5241   // potencial load folding here, otherwise use SHUFPS or MOVSD to match the
5242   // same masks.
5243   bool CanFoldLoad = false;
5244
5245   // Trivial case, when V2 comes from a load.
5246   if (MayFoldVectorLoad(V2))
5247     CanFoldLoad = true;
5248
5249   // When V1 is a load, it can be folded later into a store in isel, example:
5250   //  (store (v4f32 (X86Movlps (load addr:$src1), VR128:$src2)), addr:$src1)
5251   //    turns into:
5252   //  (MOVLPSmr addr:$src1, VR128:$src2)
5253   // So, recognize this potential and also use MOVLPS or MOVLPD
5254   if (MayFoldVectorLoad(V1) && MayFoldIntoStore(Op))
5255     CanFoldLoad = true;
5256
5257   if (CanFoldLoad) {
5258     if (HasSSE2 && NumElems == 2)
5259       return getTargetShuffleNode(X86ISD::MOVLPD, dl, VT, V1, V2, DAG);
5260
5261     if (NumElems == 4)
5262       return getTargetShuffleNode(X86ISD::MOVLPS, dl, VT, V1, V2, DAG);
5263   }
5264
5265   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(Op);
5266   // movl and movlp will both match v2i64, but v2i64 is never matched by
5267   // movl earlier because we make it strict to avoid messing with the movlp load
5268   // folding logic (see the code above getMOVLP call). Match it here then,
5269   // this is horrible, but will stay like this until we move all shuffle
5270   // matching to x86 specific nodes. Note that for the 1st condition all
5271   // types are matched with movsd.
5272   if ((HasSSE2 && NumElems == 2) || !X86::isMOVLMask(SVOp))
5273     return getTargetShuffleNode(X86ISD::MOVSD, dl, VT, V1, V2, DAG);
5274   else if (HasSSE2)
5275     return getTargetShuffleNode(X86ISD::MOVSS, dl, VT, V1, V2, DAG);
5276
5277
5278   assert(VT != MVT::v4i32 && "unsupported shuffle type");
5279
5280   // Invert the operand order and use SHUFPS to match it.
5281   return getTargetShuffleNode(X86ISD::SHUFPS, dl, VT, V2, V1,
5282                               X86::getShuffleSHUFImmediate(SVOp), DAG);
5283 }
5284
5285 static inline unsigned getUNPCKLOpcode(EVT VT) {
5286   switch(VT.getSimpleVT().SimpleTy) {
5287   case MVT::v4i32: return X86ISD::PUNPCKLDQ;
5288   case MVT::v2i64: return X86ISD::PUNPCKLQDQ;
5289   case MVT::v4f32: return X86ISD::UNPCKLPS;
5290   case MVT::v2f64: return X86ISD::UNPCKLPD;
5291   case MVT::v16i8: return X86ISD::PUNPCKLBW;
5292   case MVT::v8i16: return X86ISD::PUNPCKLWD;
5293   default:
5294     llvm_unreachable("Unknow type for unpckl");
5295   }
5296   return 0;
5297 }
5298
5299 static inline unsigned getUNPCKHOpcode(EVT VT) {
5300   switch(VT.getSimpleVT().SimpleTy) {
5301   case MVT::v4i32: return X86ISD::PUNPCKHDQ;
5302   case MVT::v2i64: return X86ISD::PUNPCKHQDQ;
5303   case MVT::v4f32: return X86ISD::UNPCKHPS;
5304   case MVT::v2f64: return X86ISD::UNPCKHPD;
5305   case MVT::v16i8: return X86ISD::PUNPCKHBW;
5306   case MVT::v8i16: return X86ISD::PUNPCKHWD;
5307   default:
5308     llvm_unreachable("Unknow type for unpckh");
5309   }
5310   return 0;
5311 }
5312
5313 static
5314 SDValue NormalizeVectorShuffle(SDValue Op, SelectionDAG &DAG,
5315                                const TargetLowering &TLI,
5316                                const X86Subtarget *Subtarget) {
5317   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(Op);
5318   EVT VT = Op.getValueType();
5319   DebugLoc dl = Op.getDebugLoc();
5320   SDValue V1 = Op.getOperand(0);
5321   SDValue V2 = Op.getOperand(1);
5322
5323   if (isZeroShuffle(SVOp))
5324     return getZeroVector(VT, Subtarget->hasSSE2(), DAG, dl);
5325
5326   // Handle splat operations
5327   if (SVOp->isSplat()) {
5328     // Special case, this is the only place now where it's
5329     // allowed to return a vector_shuffle operation without
5330     // using a target specific node, because *hopefully* it
5331     // will be optimized away by the dag combiner.
5332     if (VT.getVectorNumElements() <= 4 &&
5333         CanXFormVExtractWithShuffleIntoLoad(Op, DAG, TLI))
5334       return Op;
5335
5336     // Handle splats by matching through known masks
5337     if (VT.getVectorNumElements() <= 4)
5338       return SDValue();
5339
5340     // Canonicalize all of the remaining to v4f32.
5341     return PromoteSplat(SVOp, DAG);
5342   }
5343
5344   // If the shuffle can be profitably rewritten as a narrower shuffle, then
5345   // do it!
5346   if (VT == MVT::v8i16 || VT == MVT::v16i8) {
5347     SDValue NewOp = RewriteAsNarrowerShuffle(SVOp, DAG, dl);
5348     if (NewOp.getNode())
5349       return DAG.getNode(ISD::BITCAST, dl, VT, NewOp);
5350   } else if ((VT == MVT::v4i32 || (VT == MVT::v4f32 && Subtarget->hasSSE2()))) {
5351     // FIXME: Figure out a cleaner way to do this.
5352     // Try to make use of movq to zero out the top part.
5353     if (ISD::isBuildVectorAllZeros(V2.getNode())) {
5354       SDValue NewOp = RewriteAsNarrowerShuffle(SVOp, DAG, dl);
5355       if (NewOp.getNode()) {
5356         if (isCommutedMOVL(cast<ShuffleVectorSDNode>(NewOp), true, false))
5357           return getVZextMovL(VT, NewOp.getValueType(), NewOp.getOperand(0),
5358                               DAG, Subtarget, dl);
5359       }
5360     } else if (ISD::isBuildVectorAllZeros(V1.getNode())) {
5361       SDValue NewOp = RewriteAsNarrowerShuffle(SVOp, DAG, dl);
5362       if (NewOp.getNode() && X86::isMOVLMask(cast<ShuffleVectorSDNode>(NewOp)))
5363         return getVZextMovL(VT, NewOp.getValueType(), NewOp.getOperand(1),
5364                             DAG, Subtarget, dl);
5365     }
5366   }
5367   return SDValue();
5368 }
5369
5370 SDValue
5371 X86TargetLowering::LowerVECTOR_SHUFFLE(SDValue Op, SelectionDAG &DAG) const {
5372   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(Op);
5373   SDValue V1 = Op.getOperand(0);
5374   SDValue V2 = Op.getOperand(1);
5375   EVT VT = Op.getValueType();
5376   DebugLoc dl = Op.getDebugLoc();
5377   unsigned NumElems = VT.getVectorNumElements();
5378   bool isMMX = VT.getSizeInBits() == 64;
5379   bool V1IsUndef = V1.getOpcode() == ISD::UNDEF;
5380   bool V2IsUndef = V2.getOpcode() == ISD::UNDEF;
5381   bool V1IsSplat = false;
5382   bool V2IsSplat = false;
5383   bool HasSSE2 = Subtarget->hasSSE2() || Subtarget->hasAVX();
5384   bool HasSSE3 = Subtarget->hasSSE3() || Subtarget->hasAVX();
5385   bool HasSSSE3 = Subtarget->hasSSSE3() || Subtarget->hasAVX();
5386   MachineFunction &MF = DAG.getMachineFunction();
5387   bool OptForSize = MF.getFunction()->hasFnAttr(Attribute::OptimizeForSize);
5388
5389   // Shuffle operations on MMX not supported.
5390   if (isMMX)
5391     return Op;
5392
5393   // Vector shuffle lowering takes 3 steps:
5394   //
5395   // 1) Normalize the input vectors. Here splats, zeroed vectors, profitable
5396   //    narrowing and commutation of operands should be handled.
5397   // 2) Matching of shuffles with known shuffle masks to x86 target specific
5398   //    shuffle nodes.
5399   // 3) Rewriting of unmatched masks into new generic shuffle operations,
5400   //    so the shuffle can be broken into other shuffles and the legalizer can
5401   //    try the lowering again.
5402   //
5403   // The general ideia is that no vector_shuffle operation should be left to
5404   // be matched during isel, all of them must be converted to a target specific
5405   // node here.
5406
5407   // Normalize the input vectors. Here splats, zeroed vectors, profitable
5408   // narrowing and commutation of operands should be handled. The actual code
5409   // doesn't include all of those, work in progress...
5410   SDValue NewOp = NormalizeVectorShuffle(Op, DAG, *this, Subtarget);
5411   if (NewOp.getNode())
5412     return NewOp;
5413
5414   // NOTE: isPSHUFDMask can also match both masks below (unpckl_undef and
5415   // unpckh_undef). Only use pshufd if speed is more important than size.
5416   if (OptForSize && X86::isUNPCKL_v_undef_Mask(SVOp))
5417     if (VT != MVT::v2i64 && VT != MVT::v2f64)
5418       return getTargetShuffleNode(getUNPCKLOpcode(VT), dl, VT, V1, V1, DAG);
5419   if (OptForSize && X86::isUNPCKH_v_undef_Mask(SVOp))
5420     if (VT != MVT::v2i64 && VT != MVT::v2f64)
5421       return getTargetShuffleNode(getUNPCKHOpcode(VT), dl, VT, V1, V1, DAG);
5422
5423   if (X86::isMOVDDUPMask(SVOp) && HasSSE3 && V2IsUndef &&
5424       RelaxedMayFoldVectorLoad(V1))
5425     return getMOVDDup(Op, dl, V1, DAG);
5426
5427   if (X86::isMOVHLPS_v_undef_Mask(SVOp))
5428     return getMOVHighToLow(Op, dl, DAG);
5429
5430   // Use to match splats
5431   if (HasSSE2 && X86::isUNPCKHMask(SVOp) && V2IsUndef &&
5432       (VT == MVT::v2f64 || VT == MVT::v2i64))
5433     return getTargetShuffleNode(getUNPCKHOpcode(VT), dl, VT, V1, V1, DAG);
5434
5435   if (X86::isPSHUFDMask(SVOp)) {
5436     // The actual implementation will match the mask in the if above and then
5437     // during isel it can match several different instructions, not only pshufd
5438     // as its name says, sad but true, emulate the behavior for now...
5439     if (X86::isMOVDDUPMask(SVOp) && ((VT == MVT::v4f32 || VT == MVT::v2i64)))
5440         return getTargetShuffleNode(X86ISD::MOVLHPS, dl, VT, V1, V1, DAG);
5441
5442     unsigned TargetMask = X86::getShuffleSHUFImmediate(SVOp);
5443
5444     if (HasSSE2 && (VT == MVT::v4f32 || VT == MVT::v4i32))
5445       return getTargetShuffleNode(X86ISD::PSHUFD, dl, VT, V1, TargetMask, DAG);
5446
5447     if (HasSSE2 && (VT == MVT::v2i64 || VT == MVT::v2f64))
5448       return getTargetShuffleNode(X86ISD::SHUFPD, dl, VT, V1, V1,
5449                                   TargetMask, DAG);
5450
5451     if (VT == MVT::v4f32)
5452       return getTargetShuffleNode(X86ISD::SHUFPS, dl, VT, V1, V1,
5453                                   TargetMask, DAG);
5454   }
5455
5456   // Check if this can be converted into a logical shift.
5457   bool isLeft = false;
5458   unsigned ShAmt = 0;
5459   SDValue ShVal;
5460   bool isShift = getSubtarget()->hasSSE2() &&
5461     isVectorShift(SVOp, DAG, isLeft, ShVal, ShAmt);
5462   if (isShift && ShVal.hasOneUse()) {
5463     // If the shifted value has multiple uses, it may be cheaper to use
5464     // v_set0 + movlhps or movhlps, etc.
5465     EVT EltVT = VT.getVectorElementType();
5466     ShAmt *= EltVT.getSizeInBits();
5467     return getVShift(isLeft, VT, ShVal, ShAmt, DAG, *this, dl);
5468   }
5469
5470   if (X86::isMOVLMask(SVOp)) {
5471     if (V1IsUndef)
5472       return V2;
5473     if (ISD::isBuildVectorAllZeros(V1.getNode()))
5474       return getVZextMovL(VT, VT, V2, DAG, Subtarget, dl);
5475     if (!X86::isMOVLPMask(SVOp)) {
5476       if (HasSSE2 && (VT == MVT::v2i64 || VT == MVT::v2f64))
5477         return getTargetShuffleNode(X86ISD::MOVSD, dl, VT, V1, V2, DAG);
5478
5479       if (VT == MVT::v4i32 || VT == MVT::v4f32)
5480         return getTargetShuffleNode(X86ISD::MOVSS, dl, VT, V1, V2, DAG);
5481     }
5482   }
5483
5484   // FIXME: fold these into legal mask.
5485   if (X86::isMOVLHPSMask(SVOp) && !X86::isUNPCKLMask(SVOp))
5486     return getMOVLowToHigh(Op, dl, DAG, HasSSE2);
5487
5488   if (X86::isMOVHLPSMask(SVOp))
5489     return getMOVHighToLow(Op, dl, DAG);
5490
5491   if (X86::isMOVSHDUPMask(SVOp) && HasSSE3 && V2IsUndef && NumElems == 4)
5492     return getTargetShuffleNode(X86ISD::MOVSHDUP, dl, VT, V1, DAG);
5493
5494   if (X86::isMOVSLDUPMask(SVOp) && HasSSE3 && V2IsUndef && NumElems == 4)
5495     return getTargetShuffleNode(X86ISD::MOVSLDUP, dl, VT, V1, DAG);
5496
5497   if (X86::isMOVLPMask(SVOp))
5498     return getMOVLP(Op, dl, DAG, HasSSE2);
5499
5500   if (ShouldXformToMOVHLPS(SVOp) ||
5501       ShouldXformToMOVLP(V1.getNode(), V2.getNode(), SVOp))
5502     return CommuteVectorShuffle(SVOp, DAG);
5503
5504   if (isShift) {
5505     // No better options. Use a vshl / vsrl.
5506     EVT EltVT = VT.getVectorElementType();
5507     ShAmt *= EltVT.getSizeInBits();
5508     return getVShift(isLeft, VT, ShVal, ShAmt, DAG, *this, dl);
5509   }
5510
5511   bool Commuted = false;
5512   // FIXME: This should also accept a bitcast of a splat?  Be careful, not
5513   // 1,1,1,1 -> v8i16 though.
5514   V1IsSplat = isSplatVector(V1.getNode());
5515   V2IsSplat = isSplatVector(V2.getNode());
5516
5517   // Canonicalize the splat or undef, if present, to be on the RHS.
5518   if ((V1IsSplat || V1IsUndef) && !(V2IsSplat || V2IsUndef)) {
5519     Op = CommuteVectorShuffle(SVOp, DAG);
5520     SVOp = cast<ShuffleVectorSDNode>(Op);
5521     V1 = SVOp->getOperand(0);
5522     V2 = SVOp->getOperand(1);
5523     std::swap(V1IsSplat, V2IsSplat);
5524     std::swap(V1IsUndef, V2IsUndef);
5525     Commuted = true;
5526   }
5527
5528   if (isCommutedMOVL(SVOp, V2IsSplat, V2IsUndef)) {
5529     // Shuffling low element of v1 into undef, just return v1.
5530     if (V2IsUndef)
5531       return V1;
5532     // If V2 is a splat, the mask may be malformed such as <4,3,3,3>, which
5533     // the instruction selector will not match, so get a canonical MOVL with
5534     // swapped operands to undo the commute.
5535     return getMOVL(DAG, dl, VT, V2, V1);
5536   }
5537
5538   if (X86::isUNPCKLMask(SVOp))
5539     return getTargetShuffleNode(getUNPCKLOpcode(VT), dl, VT, V1, V2, DAG);
5540
5541   if (X86::isUNPCKHMask(SVOp))
5542     return getTargetShuffleNode(getUNPCKHOpcode(VT), dl, VT, V1, V2, DAG);
5543
5544   if (V2IsSplat) {
5545     // Normalize mask so all entries that point to V2 points to its first
5546     // element then try to match unpck{h|l} again. If match, return a
5547     // new vector_shuffle with the corrected mask.
5548     SDValue NewMask = NormalizeMask(SVOp, DAG);
5549     ShuffleVectorSDNode *NSVOp = cast<ShuffleVectorSDNode>(NewMask);
5550     if (NSVOp != SVOp) {
5551       if (X86::isUNPCKLMask(NSVOp, true)) {
5552         return NewMask;
5553       } else if (X86::isUNPCKHMask(NSVOp, true)) {
5554         return NewMask;
5555       }
5556     }
5557   }
5558
5559   if (Commuted) {
5560     // Commute is back and try unpck* again.
5561     // FIXME: this seems wrong.
5562     SDValue NewOp = CommuteVectorShuffle(SVOp, DAG);
5563     ShuffleVectorSDNode *NewSVOp = cast<ShuffleVectorSDNode>(NewOp);
5564
5565     if (X86::isUNPCKLMask(NewSVOp))
5566       return getTargetShuffleNode(getUNPCKLOpcode(VT), dl, VT, V2, V1, DAG);
5567
5568     if (X86::isUNPCKHMask(NewSVOp))
5569       return getTargetShuffleNode(getUNPCKHOpcode(VT), dl, VT, V2, V1, DAG);
5570   }
5571
5572   // Normalize the node to match x86 shuffle ops if needed
5573   if (V2.getOpcode() != ISD::UNDEF && isCommutedSHUFP(SVOp))
5574     return CommuteVectorShuffle(SVOp, DAG);
5575
5576   // The checks below are all present in isShuffleMaskLegal, but they are
5577   // inlined here right now to enable us to directly emit target specific
5578   // nodes, and remove one by one until they don't return Op anymore.
5579   SmallVector<int, 16> M;
5580   SVOp->getMask(M);
5581
5582   if (isPALIGNRMask(M, VT, HasSSSE3))
5583     return getTargetShuffleNode(X86ISD::PALIGN, dl, VT, V1, V2,
5584                                 X86::getShufflePALIGNRImmediate(SVOp),
5585                                 DAG);
5586
5587   if (ShuffleVectorSDNode::isSplatMask(&M[0], VT) &&
5588       SVOp->getSplatIndex() == 0 && V2IsUndef) {
5589     if (VT == MVT::v2f64)
5590       return getTargetShuffleNode(X86ISD::UNPCKLPD, dl, VT, V1, V1, DAG);
5591     if (VT == MVT::v2i64)
5592       return getTargetShuffleNode(X86ISD::PUNPCKLQDQ, dl, VT, V1, V1, DAG);
5593   }
5594
5595   if (isPSHUFHWMask(M, VT))
5596     return getTargetShuffleNode(X86ISD::PSHUFHW, dl, VT, V1,
5597                                 X86::getShufflePSHUFHWImmediate(SVOp),
5598                                 DAG);
5599
5600   if (isPSHUFLWMask(M, VT))
5601     return getTargetShuffleNode(X86ISD::PSHUFLW, dl, VT, V1,
5602                                 X86::getShufflePSHUFLWImmediate(SVOp),
5603                                 DAG);
5604
5605   if (isSHUFPMask(M, VT)) {
5606     unsigned TargetMask = X86::getShuffleSHUFImmediate(SVOp);
5607     if (VT == MVT::v4f32 || VT == MVT::v4i32)
5608       return getTargetShuffleNode(X86ISD::SHUFPS, dl, VT, V1, V2,
5609                                   TargetMask, DAG);
5610     if (VT == MVT::v2f64 || VT == MVT::v2i64)
5611       return getTargetShuffleNode(X86ISD::SHUFPD, dl, VT, V1, V2,
5612                                   TargetMask, DAG);
5613   }
5614
5615   if (X86::isUNPCKL_v_undef_Mask(SVOp))
5616     if (VT != MVT::v2i64 && VT != MVT::v2f64)
5617       return getTargetShuffleNode(getUNPCKLOpcode(VT), dl, VT, V1, V1, DAG);
5618   if (X86::isUNPCKH_v_undef_Mask(SVOp))
5619     if (VT != MVT::v2i64 && VT != MVT::v2f64)
5620       return getTargetShuffleNode(getUNPCKHOpcode(VT), dl, VT, V1, V1, DAG);
5621
5622   // Handle v8i16 specifically since SSE can do byte extraction and insertion.
5623   if (VT == MVT::v8i16) {
5624     SDValue NewOp = LowerVECTOR_SHUFFLEv8i16(Op, DAG);
5625     if (NewOp.getNode())
5626       return NewOp;
5627   }
5628
5629   if (VT == MVT::v16i8) {
5630     SDValue NewOp = LowerVECTOR_SHUFFLEv16i8(SVOp, DAG, *this);
5631     if (NewOp.getNode())
5632       return NewOp;
5633   }
5634
5635   // Handle all 4 wide cases with a number of shuffles.
5636   if (NumElems == 4)
5637     return LowerVECTOR_SHUFFLE_4wide(SVOp, DAG);
5638
5639   return SDValue();
5640 }
5641
5642 SDValue
5643 X86TargetLowering::LowerEXTRACT_VECTOR_ELT_SSE4(SDValue Op,
5644                                                 SelectionDAG &DAG) const {
5645   EVT VT = Op.getValueType();
5646   DebugLoc dl = Op.getDebugLoc();
5647   if (VT.getSizeInBits() == 8) {
5648     SDValue Extract = DAG.getNode(X86ISD::PEXTRB, dl, MVT::i32,
5649                                     Op.getOperand(0), Op.getOperand(1));
5650     SDValue Assert  = DAG.getNode(ISD::AssertZext, dl, MVT::i32, Extract,
5651                                     DAG.getValueType(VT));
5652     return DAG.getNode(ISD::TRUNCATE, dl, VT, Assert);
5653   } else if (VT.getSizeInBits() == 16) {
5654     unsigned Idx = cast<ConstantSDNode>(Op.getOperand(1))->getZExtValue();
5655     // If Idx is 0, it's cheaper to do a move instead of a pextrw.
5656     if (Idx == 0)
5657       return DAG.getNode(ISD::TRUNCATE, dl, MVT::i16,
5658                          DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::i32,
5659                                      DAG.getNode(ISD::BITCAST, dl,
5660                                                  MVT::v4i32,
5661                                                  Op.getOperand(0)),
5662                                      Op.getOperand(1)));
5663     SDValue Extract = DAG.getNode(X86ISD::PEXTRW, dl, MVT::i32,
5664                                     Op.getOperand(0), Op.getOperand(1));
5665     SDValue Assert  = DAG.getNode(ISD::AssertZext, dl, MVT::i32, Extract,
5666                                     DAG.getValueType(VT));
5667     return DAG.getNode(ISD::TRUNCATE, dl, VT, Assert);
5668   } else if (VT == MVT::f32) {
5669     // EXTRACTPS outputs to a GPR32 register which will require a movd to copy
5670     // the result back to FR32 register. It's only worth matching if the
5671     // result has a single use which is a store or a bitcast to i32.  And in
5672     // the case of a store, it's not worth it if the index is a constant 0,
5673     // because a MOVSSmr can be used instead, which is smaller and faster.
5674     if (!Op.hasOneUse())
5675       return SDValue();
5676     SDNode *User = *Op.getNode()->use_begin();
5677     if ((User->getOpcode() != ISD::STORE ||
5678          (isa<ConstantSDNode>(Op.getOperand(1)) &&
5679           cast<ConstantSDNode>(Op.getOperand(1))->isNullValue())) &&
5680         (User->getOpcode() != ISD::BITCAST ||
5681          User->getValueType(0) != MVT::i32))
5682       return SDValue();
5683     SDValue Extract = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::i32,
5684                                   DAG.getNode(ISD::BITCAST, dl, MVT::v4i32,
5685                                               Op.getOperand(0)),
5686                                               Op.getOperand(1));
5687     return DAG.getNode(ISD::BITCAST, dl, MVT::f32, Extract);
5688   } else if (VT == MVT::i32) {
5689     // ExtractPS works with constant index.
5690     if (isa<ConstantSDNode>(Op.getOperand(1)))
5691       return Op;
5692   }
5693   return SDValue();
5694 }
5695
5696
5697 SDValue
5698 X86TargetLowering::LowerEXTRACT_VECTOR_ELT(SDValue Op,
5699                                            SelectionDAG &DAG) const {
5700   if (!isa<ConstantSDNode>(Op.getOperand(1)))
5701     return SDValue();
5702
5703   if (Subtarget->hasSSE41()) {
5704     SDValue Res = LowerEXTRACT_VECTOR_ELT_SSE4(Op, DAG);
5705     if (Res.getNode())
5706       return Res;
5707   }
5708
5709   EVT VT = Op.getValueType();
5710   DebugLoc dl = Op.getDebugLoc();
5711   // TODO: handle v16i8.
5712   if (VT.getSizeInBits() == 16) {
5713     SDValue Vec = Op.getOperand(0);
5714     unsigned Idx = cast<ConstantSDNode>(Op.getOperand(1))->getZExtValue();
5715     if (Idx == 0)
5716       return DAG.getNode(ISD::TRUNCATE, dl, MVT::i16,
5717                          DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::i32,
5718                                      DAG.getNode(ISD::BITCAST, dl,
5719                                                  MVT::v4i32, Vec),
5720                                      Op.getOperand(1)));
5721     // Transform it so it match pextrw which produces a 32-bit result.
5722     EVT EltVT = MVT::i32;
5723     SDValue Extract = DAG.getNode(X86ISD::PEXTRW, dl, EltVT,
5724                                     Op.getOperand(0), Op.getOperand(1));
5725     SDValue Assert  = DAG.getNode(ISD::AssertZext, dl, EltVT, Extract,
5726                                     DAG.getValueType(VT));
5727     return DAG.getNode(ISD::TRUNCATE, dl, VT, Assert);
5728   } else if (VT.getSizeInBits() == 32) {
5729     unsigned Idx = cast<ConstantSDNode>(Op.getOperand(1))->getZExtValue();
5730     if (Idx == 0)
5731       return Op;
5732
5733     // SHUFPS the element to the lowest double word, then movss.
5734     int Mask[4] = { Idx, -1, -1, -1 };
5735     EVT VVT = Op.getOperand(0).getValueType();
5736     SDValue Vec = DAG.getVectorShuffle(VVT, dl, Op.getOperand(0),
5737                                        DAG.getUNDEF(VVT), Mask);
5738     return DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, VT, Vec,
5739                        DAG.getIntPtrConstant(0));
5740   } else if (VT.getSizeInBits() == 64) {
5741     // FIXME: .td only matches this for <2 x f64>, not <2 x i64> on 32b
5742     // FIXME: seems like this should be unnecessary if mov{h,l}pd were taught
5743     //        to match extract_elt for f64.
5744     unsigned Idx = cast<ConstantSDNode>(Op.getOperand(1))->getZExtValue();
5745     if (Idx == 0)
5746       return Op;
5747
5748     // UNPCKHPD the element to the lowest double word, then movsd.
5749     // Note if the lower 64 bits of the result of the UNPCKHPD is then stored
5750     // to a f64mem, the whole operation is folded into a single MOVHPDmr.
5751     int Mask[2] = { 1, -1 };
5752     EVT VVT = Op.getOperand(0).getValueType();
5753     SDValue Vec = DAG.getVectorShuffle(VVT, dl, Op.getOperand(0),
5754                                        DAG.getUNDEF(VVT), Mask);
5755     return DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, VT, Vec,
5756                        DAG.getIntPtrConstant(0));
5757   }
5758
5759   return SDValue();
5760 }
5761
5762 SDValue
5763 X86TargetLowering::LowerINSERT_VECTOR_ELT_SSE4(SDValue Op,
5764                                                SelectionDAG &DAG) const {
5765   EVT VT = Op.getValueType();
5766   EVT EltVT = VT.getVectorElementType();
5767   DebugLoc dl = Op.getDebugLoc();
5768
5769   SDValue N0 = Op.getOperand(0);
5770   SDValue N1 = Op.getOperand(1);
5771   SDValue N2 = Op.getOperand(2);
5772
5773   if ((EltVT.getSizeInBits() == 8 || EltVT.getSizeInBits() == 16) &&
5774       isa<ConstantSDNode>(N2)) {
5775     unsigned Opc;
5776     if (VT == MVT::v8i16)
5777       Opc = X86ISD::PINSRW;
5778     else if (VT == MVT::v16i8)
5779       Opc = X86ISD::PINSRB;
5780     else
5781       Opc = X86ISD::PINSRB;
5782
5783     // Transform it so it match pinsr{b,w} which expects a GR32 as its second
5784     // argument.
5785     if (N1.getValueType() != MVT::i32)
5786       N1 = DAG.getNode(ISD::ANY_EXTEND, dl, MVT::i32, N1);
5787     if (N2.getValueType() != MVT::i32)
5788       N2 = DAG.getIntPtrConstant(cast<ConstantSDNode>(N2)->getZExtValue());
5789     return DAG.getNode(Opc, dl, VT, N0, N1, N2);
5790   } else if (EltVT == MVT::f32 && isa<ConstantSDNode>(N2)) {
5791     // Bits [7:6] of the constant are the source select.  This will always be
5792     //  zero here.  The DAG Combiner may combine an extract_elt index into these
5793     //  bits.  For example (insert (extract, 3), 2) could be matched by putting
5794     //  the '3' into bits [7:6] of X86ISD::INSERTPS.
5795     // Bits [5:4] of the constant are the destination select.  This is the
5796     //  value of the incoming immediate.
5797     // Bits [3:0] of the constant are the zero mask.  The DAG Combiner may
5798     //   combine either bitwise AND or insert of float 0.0 to set these bits.
5799     N2 = DAG.getIntPtrConstant(cast<ConstantSDNode>(N2)->getZExtValue() << 4);
5800     // Create this as a scalar to vector..
5801     N1 = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, MVT::v4f32, N1);
5802     return DAG.getNode(X86ISD::INSERTPS, dl, VT, N0, N1, N2);
5803   } else if (EltVT == MVT::i32 && isa<ConstantSDNode>(N2)) {
5804     // PINSR* works with constant index.
5805     return Op;
5806   }
5807   return SDValue();
5808 }
5809
5810 SDValue
5811 X86TargetLowering::LowerINSERT_VECTOR_ELT(SDValue Op, SelectionDAG &DAG) const {
5812   EVT VT = Op.getValueType();
5813   EVT EltVT = VT.getVectorElementType();
5814
5815   if (Subtarget->hasSSE41())
5816     return LowerINSERT_VECTOR_ELT_SSE4(Op, DAG);
5817
5818   if (EltVT == MVT::i8)
5819     return SDValue();
5820
5821   DebugLoc dl = Op.getDebugLoc();
5822   SDValue N0 = Op.getOperand(0);
5823   SDValue N1 = Op.getOperand(1);
5824   SDValue N2 = Op.getOperand(2);
5825
5826   if (EltVT.getSizeInBits() == 16 && isa<ConstantSDNode>(N2)) {
5827     // Transform it so it match pinsrw which expects a 16-bit value in a GR32
5828     // as its second argument.
5829     if (N1.getValueType() != MVT::i32)
5830       N1 = DAG.getNode(ISD::ANY_EXTEND, dl, MVT::i32, N1);
5831     if (N2.getValueType() != MVT::i32)
5832       N2 = DAG.getIntPtrConstant(cast<ConstantSDNode>(N2)->getZExtValue());
5833     return DAG.getNode(X86ISD::PINSRW, dl, VT, N0, N1, N2);
5834   }
5835   return SDValue();
5836 }
5837
5838 SDValue
5839 X86TargetLowering::LowerSCALAR_TO_VECTOR(SDValue Op, SelectionDAG &DAG) const {
5840   DebugLoc dl = Op.getDebugLoc();
5841
5842   if (Op.getValueType() == MVT::v1i64 &&
5843       Op.getOperand(0).getValueType() == MVT::i64)
5844     return DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, MVT::v1i64, Op.getOperand(0));
5845
5846   SDValue AnyExt = DAG.getNode(ISD::ANY_EXTEND, dl, MVT::i32, Op.getOperand(0));
5847   assert(Op.getValueType().getSimpleVT().getSizeInBits() == 128 &&
5848          "Expected an SSE type!");
5849   return DAG.getNode(ISD::BITCAST, dl, Op.getValueType(),
5850                      DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, MVT::v4i32,AnyExt));
5851 }
5852
5853 // ConstantPool, JumpTable, GlobalAddress, and ExternalSymbol are lowered as
5854 // their target countpart wrapped in the X86ISD::Wrapper node. Suppose N is
5855 // one of the above mentioned nodes. It has to be wrapped because otherwise
5856 // Select(N) returns N. So the raw TargetGlobalAddress nodes, etc. can only
5857 // be used to form addressing mode. These wrapped nodes will be selected
5858 // into MOV32ri.
5859 SDValue
5860 X86TargetLowering::LowerConstantPool(SDValue Op, SelectionDAG &DAG) const {
5861   ConstantPoolSDNode *CP = cast<ConstantPoolSDNode>(Op);
5862
5863   // In PIC mode (unless we're in RIPRel PIC mode) we add an offset to the
5864   // global base reg.
5865   unsigned char OpFlag = 0;
5866   unsigned WrapperKind = X86ISD::Wrapper;
5867   CodeModel::Model M = getTargetMachine().getCodeModel();
5868
5869   if (Subtarget->isPICStyleRIPRel() &&
5870       (M == CodeModel::Small || M == CodeModel::Kernel))
5871     WrapperKind = X86ISD::WrapperRIP;
5872   else if (Subtarget->isPICStyleGOT())
5873     OpFlag = X86II::MO_GOTOFF;
5874   else if (Subtarget->isPICStyleStubPIC())
5875     OpFlag = X86II::MO_PIC_BASE_OFFSET;
5876
5877   SDValue Result = DAG.getTargetConstantPool(CP->getConstVal(), getPointerTy(),
5878                                              CP->getAlignment(),
5879                                              CP->getOffset(), OpFlag);
5880   DebugLoc DL = CP->getDebugLoc();
5881   Result = DAG.getNode(WrapperKind, DL, getPointerTy(), Result);
5882   // With PIC, the address is actually $g + Offset.
5883   if (OpFlag) {
5884     Result = DAG.getNode(ISD::ADD, DL, getPointerTy(),
5885                          DAG.getNode(X86ISD::GlobalBaseReg,
5886                                      DebugLoc(), getPointerTy()),
5887                          Result);
5888   }
5889
5890   return Result;
5891 }
5892
5893 SDValue X86TargetLowering::LowerJumpTable(SDValue Op, SelectionDAG &DAG) const {
5894   JumpTableSDNode *JT = cast<JumpTableSDNode>(Op);
5895
5896   // In PIC mode (unless we're in RIPRel PIC mode) we add an offset to the
5897   // global base reg.
5898   unsigned char OpFlag = 0;
5899   unsigned WrapperKind = X86ISD::Wrapper;
5900   CodeModel::Model M = getTargetMachine().getCodeModel();
5901
5902   if (Subtarget->isPICStyleRIPRel() &&
5903       (M == CodeModel::Small || M == CodeModel::Kernel))
5904     WrapperKind = X86ISD::WrapperRIP;
5905   else if (Subtarget->isPICStyleGOT())
5906     OpFlag = X86II::MO_GOTOFF;
5907   else if (Subtarget->isPICStyleStubPIC())
5908     OpFlag = X86II::MO_PIC_BASE_OFFSET;
5909
5910   SDValue Result = DAG.getTargetJumpTable(JT->getIndex(), getPointerTy(),
5911                                           OpFlag);
5912   DebugLoc DL = JT->getDebugLoc();
5913   Result = DAG.getNode(WrapperKind, DL, getPointerTy(), Result);
5914
5915   // With PIC, the address is actually $g + Offset.
5916   if (OpFlag)
5917     Result = DAG.getNode(ISD::ADD, DL, getPointerTy(),
5918                          DAG.getNode(X86ISD::GlobalBaseReg,
5919                                      DebugLoc(), getPointerTy()),
5920                          Result);
5921
5922   return Result;
5923 }
5924
5925 SDValue
5926 X86TargetLowering::LowerExternalSymbol(SDValue Op, SelectionDAG &DAG) const {
5927   const char *Sym = cast<ExternalSymbolSDNode>(Op)->getSymbol();
5928
5929   // In PIC mode (unless we're in RIPRel PIC mode) we add an offset to the
5930   // global base reg.
5931   unsigned char OpFlag = 0;
5932   unsigned WrapperKind = X86ISD::Wrapper;
5933   CodeModel::Model M = getTargetMachine().getCodeModel();
5934
5935   if (Subtarget->isPICStyleRIPRel() &&
5936       (M == CodeModel::Small || M == CodeModel::Kernel))
5937     WrapperKind = X86ISD::WrapperRIP;
5938   else if (Subtarget->isPICStyleGOT())
5939     OpFlag = X86II::MO_GOTOFF;
5940   else if (Subtarget->isPICStyleStubPIC())
5941     OpFlag = X86II::MO_PIC_BASE_OFFSET;
5942
5943   SDValue Result = DAG.getTargetExternalSymbol(Sym, getPointerTy(), OpFlag);
5944
5945   DebugLoc DL = Op.getDebugLoc();
5946   Result = DAG.getNode(WrapperKind, DL, getPointerTy(), Result);
5947
5948
5949   // With PIC, the address is actually $g + Offset.
5950   if (getTargetMachine().getRelocationModel() == Reloc::PIC_ &&
5951       !Subtarget->is64Bit()) {
5952     Result = DAG.getNode(ISD::ADD, DL, getPointerTy(),
5953                          DAG.getNode(X86ISD::GlobalBaseReg,
5954                                      DebugLoc(), getPointerTy()),
5955                          Result);
5956   }
5957
5958   return Result;
5959 }
5960
5961 SDValue
5962 X86TargetLowering::LowerBlockAddress(SDValue Op, SelectionDAG &DAG) const {
5963   // Create the TargetBlockAddressAddress node.
5964   unsigned char OpFlags =
5965     Subtarget->ClassifyBlockAddressReference();
5966   CodeModel::Model M = getTargetMachine().getCodeModel();
5967   const BlockAddress *BA = cast<BlockAddressSDNode>(Op)->getBlockAddress();
5968   DebugLoc dl = Op.getDebugLoc();
5969   SDValue Result = DAG.getBlockAddress(BA, getPointerTy(),
5970                                        /*isTarget=*/true, OpFlags);
5971
5972   if (Subtarget->isPICStyleRIPRel() &&
5973       (M == CodeModel::Small || M == CodeModel::Kernel))
5974     Result = DAG.getNode(X86ISD::WrapperRIP, dl, getPointerTy(), Result);
5975   else
5976     Result = DAG.getNode(X86ISD::Wrapper, dl, getPointerTy(), Result);
5977
5978   // With PIC, the address is actually $g + Offset.
5979   if (isGlobalRelativeToPICBase(OpFlags)) {
5980     Result = DAG.getNode(ISD::ADD, dl, getPointerTy(),
5981                          DAG.getNode(X86ISD::GlobalBaseReg, dl, getPointerTy()),
5982                          Result);
5983   }
5984
5985   return Result;
5986 }
5987
5988 SDValue
5989 X86TargetLowering::LowerGlobalAddress(const GlobalValue *GV, DebugLoc dl,
5990                                       int64_t Offset,
5991                                       SelectionDAG &DAG) const {
5992   // Create the TargetGlobalAddress node, folding in the constant
5993   // offset if it is legal.
5994   unsigned char OpFlags =
5995     Subtarget->ClassifyGlobalReference(GV, getTargetMachine());
5996   CodeModel::Model M = getTargetMachine().getCodeModel();
5997   SDValue Result;
5998   if (OpFlags == X86II::MO_NO_FLAG &&
5999       X86::isOffsetSuitableForCodeModel(Offset, M)) {
6000     // A direct static reference to a global.
6001     Result = DAG.getTargetGlobalAddress(GV, dl, getPointerTy(), Offset);
6002     Offset = 0;
6003   } else {
6004     Result = DAG.getTargetGlobalAddress(GV, dl, getPointerTy(), 0, OpFlags);
6005   }
6006
6007   if (Subtarget->isPICStyleRIPRel() &&
6008       (M == CodeModel::Small || M == CodeModel::Kernel))
6009     Result = DAG.getNode(X86ISD::WrapperRIP, dl, getPointerTy(), Result);
6010   else
6011     Result = DAG.getNode(X86ISD::Wrapper, dl, getPointerTy(), Result);
6012
6013   // With PIC, the address is actually $g + Offset.
6014   if (isGlobalRelativeToPICBase(OpFlags)) {
6015     Result = DAG.getNode(ISD::ADD, dl, getPointerTy(),
6016                          DAG.getNode(X86ISD::GlobalBaseReg, dl, getPointerTy()),
6017                          Result);
6018   }
6019
6020   // For globals that require a load from a stub to get the address, emit the
6021   // load.
6022   if (isGlobalStubReference(OpFlags))
6023     Result = DAG.getLoad(getPointerTy(), dl, DAG.getEntryNode(), Result,
6024                          MachinePointerInfo::getGOT(), false, false, 0);
6025
6026   // If there was a non-zero offset that we didn't fold, create an explicit
6027   // addition for it.
6028   if (Offset != 0)
6029     Result = DAG.getNode(ISD::ADD, dl, getPointerTy(), Result,
6030                          DAG.getConstant(Offset, getPointerTy()));
6031
6032   return Result;
6033 }
6034
6035 SDValue
6036 X86TargetLowering::LowerGlobalAddress(SDValue Op, SelectionDAG &DAG) const {
6037   const GlobalValue *GV = cast<GlobalAddressSDNode>(Op)->getGlobal();
6038   int64_t Offset = cast<GlobalAddressSDNode>(Op)->getOffset();
6039   return LowerGlobalAddress(GV, Op.getDebugLoc(), Offset, DAG);
6040 }
6041
6042 static SDValue
6043 GetTLSADDR(SelectionDAG &DAG, SDValue Chain, GlobalAddressSDNode *GA,
6044            SDValue *InFlag, const EVT PtrVT, unsigned ReturnReg,
6045            unsigned char OperandFlags) {
6046   MachineFrameInfo *MFI = DAG.getMachineFunction().getFrameInfo();
6047   SDVTList NodeTys = DAG.getVTList(MVT::Other, MVT::Flag);
6048   DebugLoc dl = GA->getDebugLoc();
6049   SDValue TGA = DAG.getTargetGlobalAddress(GA->getGlobal(), dl,
6050                                            GA->getValueType(0),
6051                                            GA->getOffset(),
6052                                            OperandFlags);
6053   if (InFlag) {
6054     SDValue Ops[] = { Chain,  TGA, *InFlag };
6055     Chain = DAG.getNode(X86ISD::TLSADDR, dl, NodeTys, Ops, 3);
6056   } else {
6057     SDValue Ops[]  = { Chain, TGA };
6058     Chain = DAG.getNode(X86ISD::TLSADDR, dl, NodeTys, Ops, 2);
6059   }
6060
6061   // TLSADDR will be codegen'ed as call. Inform MFI that function has calls.
6062   MFI->setAdjustsStack(true);
6063
6064   SDValue Flag = Chain.getValue(1);
6065   return DAG.getCopyFromReg(Chain, dl, ReturnReg, PtrVT, Flag);
6066 }
6067
6068 // Lower ISD::GlobalTLSAddress using the "general dynamic" model, 32 bit
6069 static SDValue
6070 LowerToTLSGeneralDynamicModel32(GlobalAddressSDNode *GA, SelectionDAG &DAG,
6071                                 const EVT PtrVT) {
6072   SDValue InFlag;
6073   DebugLoc dl = GA->getDebugLoc();  // ? function entry point might be better
6074   SDValue Chain = DAG.getCopyToReg(DAG.getEntryNode(), dl, X86::EBX,
6075                                      DAG.getNode(X86ISD::GlobalBaseReg,
6076                                                  DebugLoc(), PtrVT), InFlag);
6077   InFlag = Chain.getValue(1);
6078
6079   return GetTLSADDR(DAG, Chain, GA, &InFlag, PtrVT, X86::EAX, X86II::MO_TLSGD);
6080 }
6081
6082 // Lower ISD::GlobalTLSAddress using the "general dynamic" model, 64 bit
6083 static SDValue
6084 LowerToTLSGeneralDynamicModel64(GlobalAddressSDNode *GA, SelectionDAG &DAG,
6085                                 const EVT PtrVT) {
6086   return GetTLSADDR(DAG, DAG.getEntryNode(), GA, NULL, PtrVT,
6087                     X86::RAX, X86II::MO_TLSGD);
6088 }
6089
6090 // Lower ISD::GlobalTLSAddress using the "initial exec" (for no-pic) or
6091 // "local exec" model.
6092 static SDValue LowerToTLSExecModel(GlobalAddressSDNode *GA, SelectionDAG &DAG,
6093                                    const EVT PtrVT, TLSModel::Model model,
6094                                    bool is64Bit) {
6095   DebugLoc dl = GA->getDebugLoc();
6096
6097   // Get the Thread Pointer, which is %gs:0 (32-bit) or %fs:0 (64-bit).
6098   Value *Ptr = Constant::getNullValue(Type::getInt8PtrTy(*DAG.getContext(),
6099                                                          is64Bit ? 257 : 256));
6100
6101   SDValue ThreadPointer = DAG.getLoad(PtrVT, dl, DAG.getEntryNode(),
6102                                       DAG.getIntPtrConstant(0),
6103                                       MachinePointerInfo(Ptr), false, false, 0);
6104
6105   unsigned char OperandFlags = 0;
6106   // Most TLS accesses are not RIP relative, even on x86-64.  One exception is
6107   // initialexec.
6108   unsigned WrapperKind = X86ISD::Wrapper;
6109   if (model == TLSModel::LocalExec) {
6110     OperandFlags = is64Bit ? X86II::MO_TPOFF : X86II::MO_NTPOFF;
6111   } else if (is64Bit) {
6112     assert(model == TLSModel::InitialExec);
6113     OperandFlags = X86II::MO_GOTTPOFF;
6114     WrapperKind = X86ISD::WrapperRIP;
6115   } else {
6116     assert(model == TLSModel::InitialExec);
6117     OperandFlags = X86II::MO_INDNTPOFF;
6118   }
6119
6120   // emit "addl x@ntpoff,%eax" (local exec) or "addl x@indntpoff,%eax" (initial
6121   // exec)
6122   SDValue TGA = DAG.getTargetGlobalAddress(GA->getGlobal(), dl,
6123                                            GA->getValueType(0),
6124                                            GA->getOffset(), OperandFlags);
6125   SDValue Offset = DAG.getNode(WrapperKind, dl, PtrVT, TGA);
6126
6127   if (model == TLSModel::InitialExec)
6128     Offset = DAG.getLoad(PtrVT, dl, DAG.getEntryNode(), Offset,
6129                          MachinePointerInfo::getGOT(), false, false, 0);
6130
6131   // The address of the thread local variable is the add of the thread
6132   // pointer with the offset of the variable.
6133   return DAG.getNode(ISD::ADD, dl, PtrVT, ThreadPointer, Offset);
6134 }
6135
6136 SDValue
6137 X86TargetLowering::LowerGlobalTLSAddress(SDValue Op, SelectionDAG &DAG) const {
6138
6139   GlobalAddressSDNode *GA = cast<GlobalAddressSDNode>(Op);
6140   const GlobalValue *GV = GA->getGlobal();
6141
6142   if (Subtarget->isTargetELF()) {
6143     // TODO: implement the "local dynamic" model
6144     // TODO: implement the "initial exec"model for pic executables
6145
6146     // If GV is an alias then use the aliasee for determining
6147     // thread-localness.
6148     if (const GlobalAlias *GA = dyn_cast<GlobalAlias>(GV))
6149       GV = GA->resolveAliasedGlobal(false);
6150
6151     TLSModel::Model model
6152       = getTLSModel(GV, getTargetMachine().getRelocationModel());
6153
6154     switch (model) {
6155       case TLSModel::GeneralDynamic:
6156       case TLSModel::LocalDynamic: // not implemented
6157         if (Subtarget->is64Bit())
6158           return LowerToTLSGeneralDynamicModel64(GA, DAG, getPointerTy());
6159         return LowerToTLSGeneralDynamicModel32(GA, DAG, getPointerTy());
6160
6161       case TLSModel::InitialExec:
6162       case TLSModel::LocalExec:
6163         return LowerToTLSExecModel(GA, DAG, getPointerTy(), model,
6164                                    Subtarget->is64Bit());
6165     }
6166   } else if (Subtarget->isTargetDarwin()) {
6167     // Darwin only has one model of TLS.  Lower to that.
6168     unsigned char OpFlag = 0;
6169     unsigned WrapperKind = Subtarget->isPICStyleRIPRel() ?
6170                            X86ISD::WrapperRIP : X86ISD::Wrapper;
6171
6172     // In PIC mode (unless we're in RIPRel PIC mode) we add an offset to the
6173     // global base reg.
6174     bool PIC32 = (getTargetMachine().getRelocationModel() == Reloc::PIC_) &&
6175                   !Subtarget->is64Bit();
6176     if (PIC32)
6177       OpFlag = X86II::MO_TLVP_PIC_BASE;
6178     else
6179       OpFlag = X86II::MO_TLVP;
6180     DebugLoc DL = Op.getDebugLoc();
6181     SDValue Result = DAG.getTargetGlobalAddress(GA->getGlobal(), DL,
6182                                                 getPointerTy(),
6183                                                 GA->getOffset(), OpFlag);
6184     SDValue Offset = DAG.getNode(WrapperKind, DL, getPointerTy(), Result);
6185
6186     // With PIC32, the address is actually $g + Offset.
6187     if (PIC32)
6188       Offset = DAG.getNode(ISD::ADD, DL, getPointerTy(),
6189                            DAG.getNode(X86ISD::GlobalBaseReg,
6190                                        DebugLoc(), getPointerTy()),
6191                            Offset);
6192
6193     // Lowering the machine isd will make sure everything is in the right
6194     // location.
6195     SDValue Args[] = { Offset };
6196     SDValue Chain = DAG.getNode(X86ISD::TLSCALL, DL, MVT::Other, Args, 1);
6197
6198     // TLSCALL will be codegen'ed as call. Inform MFI that function has calls.
6199     MachineFrameInfo *MFI = DAG.getMachineFunction().getFrameInfo();
6200     MFI->setAdjustsStack(true);
6201
6202     // And our return value (tls address) is in the standard call return value
6203     // location.
6204     unsigned Reg = Subtarget->is64Bit() ? X86::RAX : X86::EAX;
6205     return DAG.getCopyFromReg(Chain, DL, Reg, getPointerTy());
6206   }
6207
6208   assert(false &&
6209          "TLS not implemented for this target.");
6210
6211   llvm_unreachable("Unreachable");
6212   return SDValue();
6213 }
6214
6215
6216 /// LowerShift - Lower SRA_PARTS and friends, which return two i32 values and
6217 /// take a 2 x i32 value to shift plus a shift amount.
6218 SDValue X86TargetLowering::LowerShift(SDValue Op, SelectionDAG &DAG) const {
6219   assert(Op.getNumOperands() == 3 && "Not a double-shift!");
6220   EVT VT = Op.getValueType();
6221   unsigned VTBits = VT.getSizeInBits();
6222   DebugLoc dl = Op.getDebugLoc();
6223   bool isSRA = Op.getOpcode() == ISD::SRA_PARTS;
6224   SDValue ShOpLo = Op.getOperand(0);
6225   SDValue ShOpHi = Op.getOperand(1);
6226   SDValue ShAmt  = Op.getOperand(2);
6227   SDValue Tmp1 = isSRA ? DAG.getNode(ISD::SRA, dl, VT, ShOpHi,
6228                                      DAG.getConstant(VTBits - 1, MVT::i8))
6229                        : DAG.getConstant(0, VT);
6230
6231   SDValue Tmp2, Tmp3;
6232   if (Op.getOpcode() == ISD::SHL_PARTS) {
6233     Tmp2 = DAG.getNode(X86ISD::SHLD, dl, VT, ShOpHi, ShOpLo, ShAmt);
6234     Tmp3 = DAG.getNode(ISD::SHL, dl, VT, ShOpLo, ShAmt);
6235   } else {
6236     Tmp2 = DAG.getNode(X86ISD::SHRD, dl, VT, ShOpLo, ShOpHi, ShAmt);
6237     Tmp3 = DAG.getNode(isSRA ? ISD::SRA : ISD::SRL, dl, VT, ShOpHi, ShAmt);
6238   }
6239
6240   SDValue AndNode = DAG.getNode(ISD::AND, dl, MVT::i8, ShAmt,
6241                                 DAG.getConstant(VTBits, MVT::i8));
6242   SDValue Cond = DAG.getNode(X86ISD::CMP, dl, MVT::i32,
6243                              AndNode, DAG.getConstant(0, MVT::i8));
6244
6245   SDValue Hi, Lo;
6246   SDValue CC = DAG.getConstant(X86::COND_NE, MVT::i8);
6247   SDValue Ops0[4] = { Tmp2, Tmp3, CC, Cond };
6248   SDValue Ops1[4] = { Tmp3, Tmp1, CC, Cond };
6249
6250   if (Op.getOpcode() == ISD::SHL_PARTS) {
6251     Hi = DAG.getNode(X86ISD::CMOV, dl, VT, Ops0, 4);
6252     Lo = DAG.getNode(X86ISD::CMOV, dl, VT, Ops1, 4);
6253   } else {
6254     Lo = DAG.getNode(X86ISD::CMOV, dl, VT, Ops0, 4);
6255     Hi = DAG.getNode(X86ISD::CMOV, dl, VT, Ops1, 4);
6256   }
6257
6258   SDValue Ops[2] = { Lo, Hi };
6259   return DAG.getMergeValues(Ops, 2, dl);
6260 }
6261
6262 SDValue X86TargetLowering::LowerSINT_TO_FP(SDValue Op,
6263                                            SelectionDAG &DAG) const {
6264   EVT SrcVT = Op.getOperand(0).getValueType();
6265
6266   if (SrcVT.isVector())
6267     return SDValue();
6268
6269   assert(SrcVT.getSimpleVT() <= MVT::i64 && SrcVT.getSimpleVT() >= MVT::i16 &&
6270          "Unknown SINT_TO_FP to lower!");
6271
6272   // These are really Legal; return the operand so the caller accepts it as
6273   // Legal.
6274   if (SrcVT == MVT::i32 && isScalarFPTypeInSSEReg(Op.getValueType()))
6275     return Op;
6276   if (SrcVT == MVT::i64 && isScalarFPTypeInSSEReg(Op.getValueType()) &&
6277       Subtarget->is64Bit()) {
6278     return Op;
6279   }
6280
6281   DebugLoc dl = Op.getDebugLoc();
6282   unsigned Size = SrcVT.getSizeInBits()/8;
6283   MachineFunction &MF = DAG.getMachineFunction();
6284   int SSFI = MF.getFrameInfo()->CreateStackObject(Size, Size, false);
6285   SDValue StackSlot = DAG.getFrameIndex(SSFI, getPointerTy());
6286   SDValue Chain = DAG.getStore(DAG.getEntryNode(), dl, Op.getOperand(0),
6287                                StackSlot,
6288                                MachinePointerInfo::getFixedStack(SSFI),
6289                                false, false, 0);
6290   return BuildFILD(Op, SrcVT, Chain, StackSlot, DAG);
6291 }
6292
6293 SDValue X86TargetLowering::BuildFILD(SDValue Op, EVT SrcVT, SDValue Chain,
6294                                      SDValue StackSlot,
6295                                      SelectionDAG &DAG) const {
6296   // Build the FILD
6297   DebugLoc DL = Op.getDebugLoc();
6298   SDVTList Tys;
6299   bool useSSE = isScalarFPTypeInSSEReg(Op.getValueType());
6300   if (useSSE)
6301     Tys = DAG.getVTList(MVT::f64, MVT::Other, MVT::Flag);
6302   else
6303     Tys = DAG.getVTList(Op.getValueType(), MVT::Other);
6304
6305   unsigned ByteSize = SrcVT.getSizeInBits()/8;
6306
6307   int SSFI = cast<FrameIndexSDNode>(StackSlot)->getIndex();
6308   MachineMemOperand *MMO =
6309     DAG.getMachineFunction()
6310     .getMachineMemOperand(MachinePointerInfo::getFixedStack(SSFI),
6311                           MachineMemOperand::MOLoad, ByteSize, ByteSize);
6312
6313   SDValue Ops[] = { Chain, StackSlot, DAG.getValueType(SrcVT) };
6314   SDValue Result = DAG.getMemIntrinsicNode(useSSE ? X86ISD::FILD_FLAG :
6315                                            X86ISD::FILD, DL,
6316                                            Tys, Ops, array_lengthof(Ops),
6317                                            SrcVT, MMO);
6318
6319   if (useSSE) {
6320     Chain = Result.getValue(1);
6321     SDValue InFlag = Result.getValue(2);
6322
6323     // FIXME: Currently the FST is flagged to the FILD_FLAG. This
6324     // shouldn't be necessary except that RFP cannot be live across
6325     // multiple blocks. When stackifier is fixed, they can be uncoupled.
6326     MachineFunction &MF = DAG.getMachineFunction();
6327     unsigned SSFISize = Op.getValueType().getSizeInBits()/8;
6328     int SSFI = MF.getFrameInfo()->CreateStackObject(SSFISize, SSFISize, false);
6329     SDValue StackSlot = DAG.getFrameIndex(SSFI, getPointerTy());
6330     Tys = DAG.getVTList(MVT::Other);
6331     SDValue Ops[] = {
6332       Chain, Result, StackSlot, DAG.getValueType(Op.getValueType()), InFlag
6333     };
6334     MachineMemOperand *MMO =
6335       DAG.getMachineFunction()
6336       .getMachineMemOperand(MachinePointerInfo::getFixedStack(SSFI),
6337                             MachineMemOperand::MOStore, SSFISize, SSFISize);
6338
6339     Chain = DAG.getMemIntrinsicNode(X86ISD::FST, DL, Tys,
6340                                     Ops, array_lengthof(Ops),
6341                                     Op.getValueType(), MMO);
6342     Result = DAG.getLoad(Op.getValueType(), DL, Chain, StackSlot,
6343                          MachinePointerInfo::getFixedStack(SSFI),
6344                          false, false, 0);
6345   }
6346
6347   return Result;
6348 }
6349
6350 // LowerUINT_TO_FP_i64 - 64-bit unsigned integer to double expansion.
6351 SDValue X86TargetLowering::LowerUINT_TO_FP_i64(SDValue Op,
6352                                                SelectionDAG &DAG) const {
6353   // This algorithm is not obvious. Here it is in C code, more or less:
6354   /*
6355     double uint64_to_double( uint32_t hi, uint32_t lo ) {
6356       static const __m128i exp = { 0x4330000045300000ULL, 0 };
6357       static const __m128d bias = { 0x1.0p84, 0x1.0p52 };
6358
6359       // Copy ints to xmm registers.
6360       __m128i xh = _mm_cvtsi32_si128( hi );
6361       __m128i xl = _mm_cvtsi32_si128( lo );
6362
6363       // Combine into low half of a single xmm register.
6364       __m128i x = _mm_unpacklo_epi32( xh, xl );
6365       __m128d d;
6366       double sd;
6367
6368       // Merge in appropriate exponents to give the integer bits the right
6369       // magnitude.
6370       x = _mm_unpacklo_epi32( x, exp );
6371
6372       // Subtract away the biases to deal with the IEEE-754 double precision
6373       // implicit 1.
6374       d = _mm_sub_pd( (__m128d) x, bias );
6375
6376       // All conversions up to here are exact. The correctly rounded result is
6377       // calculated using the current rounding mode using the following
6378       // horizontal add.
6379       d = _mm_add_sd( d, _mm_unpackhi_pd( d, d ) );
6380       _mm_store_sd( &sd, d );   // Because we are returning doubles in XMM, this
6381                                 // store doesn't really need to be here (except
6382                                 // maybe to zero the other double)
6383       return sd;
6384     }
6385   */
6386
6387   DebugLoc dl = Op.getDebugLoc();
6388   LLVMContext *Context = DAG.getContext();
6389
6390   // Build some magic constants.
6391   std::vector<Constant*> CV0;
6392   CV0.push_back(ConstantInt::get(*Context, APInt(32, 0x45300000)));
6393   CV0.push_back(ConstantInt::get(*Context, APInt(32, 0x43300000)));
6394   CV0.push_back(ConstantInt::get(*Context, APInt(32, 0)));
6395   CV0.push_back(ConstantInt::get(*Context, APInt(32, 0)));
6396   Constant *C0 = ConstantVector::get(CV0);
6397   SDValue CPIdx0 = DAG.getConstantPool(C0, getPointerTy(), 16);
6398
6399   std::vector<Constant*> CV1;
6400   CV1.push_back(
6401     ConstantFP::get(*Context, APFloat(APInt(64, 0x4530000000000000ULL))));
6402   CV1.push_back(
6403     ConstantFP::get(*Context, APFloat(APInt(64, 0x4330000000000000ULL))));
6404   Constant *C1 = ConstantVector::get(CV1);
6405   SDValue CPIdx1 = DAG.getConstantPool(C1, getPointerTy(), 16);
6406
6407   SDValue XR1 = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, MVT::v4i32,
6408                             DAG.getNode(ISD::EXTRACT_ELEMENT, dl, MVT::i32,
6409                                         Op.getOperand(0),
6410                                         DAG.getIntPtrConstant(1)));
6411   SDValue XR2 = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, MVT::v4i32,
6412                             DAG.getNode(ISD::EXTRACT_ELEMENT, dl, MVT::i32,
6413                                         Op.getOperand(0),
6414                                         DAG.getIntPtrConstant(0)));
6415   SDValue Unpck1 = getUnpackl(DAG, dl, MVT::v4i32, XR1, XR2);
6416   SDValue CLod0 = DAG.getLoad(MVT::v4i32, dl, DAG.getEntryNode(), CPIdx0,
6417                               MachinePointerInfo::getConstantPool(),
6418                               false, false, 16);
6419   SDValue Unpck2 = getUnpackl(DAG, dl, MVT::v4i32, Unpck1, CLod0);
6420   SDValue XR2F = DAG.getNode(ISD::BITCAST, dl, MVT::v2f64, Unpck2);
6421   SDValue CLod1 = DAG.getLoad(MVT::v2f64, dl, CLod0.getValue(1), CPIdx1,
6422                               MachinePointerInfo::getConstantPool(),
6423                               false, false, 16);
6424   SDValue Sub = DAG.getNode(ISD::FSUB, dl, MVT::v2f64, XR2F, CLod1);
6425
6426   // Add the halves; easiest way is to swap them into another reg first.
6427   int ShufMask[2] = { 1, -1 };
6428   SDValue Shuf = DAG.getVectorShuffle(MVT::v2f64, dl, Sub,
6429                                       DAG.getUNDEF(MVT::v2f64), ShufMask);
6430   SDValue Add = DAG.getNode(ISD::FADD, dl, MVT::v2f64, Shuf, Sub);
6431   return DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::f64, Add,
6432                      DAG.getIntPtrConstant(0));
6433 }
6434
6435 // LowerUINT_TO_FP_i32 - 32-bit unsigned integer to float expansion.
6436 SDValue X86TargetLowering::LowerUINT_TO_FP_i32(SDValue Op,
6437                                                SelectionDAG &DAG) const {
6438   DebugLoc dl = Op.getDebugLoc();
6439   // FP constant to bias correct the final result.
6440   SDValue Bias = DAG.getConstantFP(BitsToDouble(0x4330000000000000ULL),
6441                                    MVT::f64);
6442
6443   // Load the 32-bit value into an XMM register.
6444   SDValue Load = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, MVT::v4i32,
6445                              DAG.getNode(ISD::EXTRACT_ELEMENT, dl, MVT::i32,
6446                                          Op.getOperand(0),
6447                                          DAG.getIntPtrConstant(0)));
6448
6449   Load = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::f64,
6450                      DAG.getNode(ISD::BITCAST, dl, MVT::v2f64, Load),
6451                      DAG.getIntPtrConstant(0));
6452
6453   // Or the load with the bias.
6454   SDValue Or = DAG.getNode(ISD::OR, dl, MVT::v2i64,
6455                            DAG.getNode(ISD::BITCAST, dl, MVT::v2i64,
6456                                        DAG.getNode(ISD::SCALAR_TO_VECTOR, dl,
6457                                                    MVT::v2f64, Load)),
6458                            DAG.getNode(ISD::BITCAST, dl, MVT::v2i64,
6459                                        DAG.getNode(ISD::SCALAR_TO_VECTOR, dl,
6460                                                    MVT::v2f64, Bias)));
6461   Or = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::f64,
6462                    DAG.getNode(ISD::BITCAST, dl, MVT::v2f64, Or),
6463                    DAG.getIntPtrConstant(0));
6464
6465   // Subtract the bias.
6466   SDValue Sub = DAG.getNode(ISD::FSUB, dl, MVT::f64, Or, Bias);
6467
6468   // Handle final rounding.
6469   EVT DestVT = Op.getValueType();
6470
6471   if (DestVT.bitsLT(MVT::f64)) {
6472     return DAG.getNode(ISD::FP_ROUND, dl, DestVT, Sub,
6473                        DAG.getIntPtrConstant(0));
6474   } else if (DestVT.bitsGT(MVT::f64)) {
6475     return DAG.getNode(ISD::FP_EXTEND, dl, DestVT, Sub);
6476   }
6477
6478   // Handle final rounding.
6479   return Sub;
6480 }
6481
6482 SDValue X86TargetLowering::LowerUINT_TO_FP(SDValue Op,
6483                                            SelectionDAG &DAG) const {
6484   SDValue N0 = Op.getOperand(0);
6485   DebugLoc dl = Op.getDebugLoc();
6486
6487   // Since UINT_TO_FP is legal (it's marked custom), dag combiner won't
6488   // optimize it to a SINT_TO_FP when the sign bit is known zero. Perform
6489   // the optimization here.
6490   if (DAG.SignBitIsZero(N0))
6491     return DAG.getNode(ISD::SINT_TO_FP, dl, Op.getValueType(), N0);
6492
6493   EVT SrcVT = N0.getValueType();
6494   EVT DstVT = Op.getValueType();
6495   if (SrcVT == MVT::i64 && DstVT == MVT::f64 && X86ScalarSSEf64)
6496     return LowerUINT_TO_FP_i64(Op, DAG);
6497   else if (SrcVT == MVT::i32 && X86ScalarSSEf64)
6498     return LowerUINT_TO_FP_i32(Op, DAG);
6499
6500   // Make a 64-bit buffer, and use it to build an FILD.
6501   SDValue StackSlot = DAG.CreateStackTemporary(MVT::i64);
6502   if (SrcVT == MVT::i32) {
6503     SDValue WordOff = DAG.getConstant(4, getPointerTy());
6504     SDValue OffsetSlot = DAG.getNode(ISD::ADD, dl,
6505                                      getPointerTy(), StackSlot, WordOff);
6506     SDValue Store1 = DAG.getStore(DAG.getEntryNode(), dl, Op.getOperand(0),
6507                                   StackSlot, MachinePointerInfo(),
6508                                   false, false, 0);
6509     SDValue Store2 = DAG.getStore(Store1, dl, DAG.getConstant(0, MVT::i32),
6510                                   OffsetSlot, MachinePointerInfo(),
6511                                   false, false, 0);
6512     SDValue Fild = BuildFILD(Op, MVT::i64, Store2, StackSlot, DAG);
6513     return Fild;
6514   }
6515
6516   assert(SrcVT == MVT::i64 && "Unexpected type in UINT_TO_FP");
6517   SDValue Store = DAG.getStore(DAG.getEntryNode(), dl, Op.getOperand(0),
6518                                 StackSlot, MachinePointerInfo(),
6519                                false, false, 0);
6520   // For i64 source, we need to add the appropriate power of 2 if the input
6521   // was negative.  This is the same as the optimization in
6522   // DAGTypeLegalizer::ExpandIntOp_UNIT_TO_FP, and for it to be safe here,
6523   // we must be careful to do the computation in x87 extended precision, not
6524   // in SSE. (The generic code can't know it's OK to do this, or how to.)
6525   int SSFI = cast<FrameIndexSDNode>(StackSlot)->getIndex();
6526   MachineMemOperand *MMO =
6527     DAG.getMachineFunction()
6528     .getMachineMemOperand(MachinePointerInfo::getFixedStack(SSFI),
6529                           MachineMemOperand::MOLoad, 8, 8);
6530
6531   SDVTList Tys = DAG.getVTList(MVT::f80, MVT::Other);
6532   SDValue Ops[] = { Store, StackSlot, DAG.getValueType(MVT::i64) };
6533   SDValue Fild = DAG.getMemIntrinsicNode(X86ISD::FILD, dl, Tys, Ops, 3,
6534                                          MVT::i64, MMO);
6535
6536   APInt FF(32, 0x5F800000ULL);
6537
6538   // Check whether the sign bit is set.
6539   SDValue SignSet = DAG.getSetCC(dl, getSetCCResultType(MVT::i64),
6540                                  Op.getOperand(0), DAG.getConstant(0, MVT::i64),
6541                                  ISD::SETLT);
6542
6543   // Build a 64 bit pair (0, FF) in the constant pool, with FF in the lo bits.
6544   SDValue FudgePtr = DAG.getConstantPool(
6545                              ConstantInt::get(*DAG.getContext(), FF.zext(64)),
6546                                          getPointerTy());
6547
6548   // Get a pointer to FF if the sign bit was set, or to 0 otherwise.
6549   SDValue Zero = DAG.getIntPtrConstant(0);
6550   SDValue Four = DAG.getIntPtrConstant(4);
6551   SDValue Offset = DAG.getNode(ISD::SELECT, dl, Zero.getValueType(), SignSet,
6552                                Zero, Four);
6553   FudgePtr = DAG.getNode(ISD::ADD, dl, getPointerTy(), FudgePtr, Offset);
6554
6555   // Load the value out, extending it from f32 to f80.
6556   // FIXME: Avoid the extend by constructing the right constant pool?
6557   SDValue Fudge = DAG.getExtLoad(ISD::EXTLOAD, MVT::f80, dl, DAG.getEntryNode(),
6558                                  FudgePtr, MachinePointerInfo::getConstantPool(),
6559                                  MVT::f32, false, false, 4);
6560   // Extend everything to 80 bits to force it to be done on x87.
6561   SDValue Add = DAG.getNode(ISD::FADD, dl, MVT::f80, Fild, Fudge);
6562   return DAG.getNode(ISD::FP_ROUND, dl, DstVT, Add, DAG.getIntPtrConstant(0));
6563 }
6564
6565 std::pair<SDValue,SDValue> X86TargetLowering::
6566 FP_TO_INTHelper(SDValue Op, SelectionDAG &DAG, bool IsSigned) const {
6567   DebugLoc DL = Op.getDebugLoc();
6568
6569   EVT DstTy = Op.getValueType();
6570
6571   if (!IsSigned) {
6572     assert(DstTy == MVT::i32 && "Unexpected FP_TO_UINT");
6573     DstTy = MVT::i64;
6574   }
6575
6576   assert(DstTy.getSimpleVT() <= MVT::i64 &&
6577          DstTy.getSimpleVT() >= MVT::i16 &&
6578          "Unknown FP_TO_SINT to lower!");
6579
6580   // These are really Legal.
6581   if (DstTy == MVT::i32 &&
6582       isScalarFPTypeInSSEReg(Op.getOperand(0).getValueType()))
6583     return std::make_pair(SDValue(), SDValue());
6584   if (Subtarget->is64Bit() &&
6585       DstTy == MVT::i64 &&
6586       isScalarFPTypeInSSEReg(Op.getOperand(0).getValueType()))
6587     return std::make_pair(SDValue(), SDValue());
6588
6589   // We lower FP->sint64 into FISTP64, followed by a load, all to a temporary
6590   // stack slot.
6591   MachineFunction &MF = DAG.getMachineFunction();
6592   unsigned MemSize = DstTy.getSizeInBits()/8;
6593   int SSFI = MF.getFrameInfo()->CreateStackObject(MemSize, MemSize, false);
6594   SDValue StackSlot = DAG.getFrameIndex(SSFI, getPointerTy());
6595
6596
6597
6598   unsigned Opc;
6599   switch (DstTy.getSimpleVT().SimpleTy) {
6600   default: llvm_unreachable("Invalid FP_TO_SINT to lower!");
6601   case MVT::i16: Opc = X86ISD::FP_TO_INT16_IN_MEM; break;
6602   case MVT::i32: Opc = X86ISD::FP_TO_INT32_IN_MEM; break;
6603   case MVT::i64: Opc = X86ISD::FP_TO_INT64_IN_MEM; break;
6604   }
6605
6606   SDValue Chain = DAG.getEntryNode();
6607   SDValue Value = Op.getOperand(0);
6608   EVT TheVT = Op.getOperand(0).getValueType();
6609   if (isScalarFPTypeInSSEReg(TheVT)) {
6610     assert(DstTy == MVT::i64 && "Invalid FP_TO_SINT to lower!");
6611     Chain = DAG.getStore(Chain, DL, Value, StackSlot,
6612                          MachinePointerInfo::getFixedStack(SSFI),
6613                          false, false, 0);
6614     SDVTList Tys = DAG.getVTList(Op.getOperand(0).getValueType(), MVT::Other);
6615     SDValue Ops[] = {
6616       Chain, StackSlot, DAG.getValueType(TheVT)
6617     };
6618
6619     MachineMemOperand *MMO =
6620       MF.getMachineMemOperand(MachinePointerInfo::getFixedStack(SSFI),
6621                               MachineMemOperand::MOLoad, MemSize, MemSize);
6622     Value = DAG.getMemIntrinsicNode(X86ISD::FLD, DL, Tys, Ops, 3,
6623                                     DstTy, MMO);
6624     Chain = Value.getValue(1);
6625     SSFI = MF.getFrameInfo()->CreateStackObject(MemSize, MemSize, false);
6626     StackSlot = DAG.getFrameIndex(SSFI, getPointerTy());
6627   }
6628
6629   MachineMemOperand *MMO =
6630     MF.getMachineMemOperand(MachinePointerInfo::getFixedStack(SSFI),
6631                             MachineMemOperand::MOStore, MemSize, MemSize);
6632
6633   // Build the FP_TO_INT*_IN_MEM
6634   SDValue Ops[] = { Chain, Value, StackSlot };
6635   SDValue FIST = DAG.getMemIntrinsicNode(Opc, DL, DAG.getVTList(MVT::Other),
6636                                          Ops, 3, DstTy, MMO);
6637
6638   return std::make_pair(FIST, StackSlot);
6639 }
6640
6641 SDValue X86TargetLowering::LowerFP_TO_SINT(SDValue Op,
6642                                            SelectionDAG &DAG) const {
6643   if (Op.getValueType().isVector())
6644     return SDValue();
6645
6646   std::pair<SDValue,SDValue> Vals = FP_TO_INTHelper(Op, DAG, true);
6647   SDValue FIST = Vals.first, StackSlot = Vals.second;
6648   // If FP_TO_INTHelper failed, the node is actually supposed to be Legal.
6649   if (FIST.getNode() == 0) return Op;
6650
6651   // Load the result.
6652   return DAG.getLoad(Op.getValueType(), Op.getDebugLoc(),
6653                      FIST, StackSlot, MachinePointerInfo(), false, false, 0);
6654 }
6655
6656 SDValue X86TargetLowering::LowerFP_TO_UINT(SDValue Op,
6657                                            SelectionDAG &DAG) const {
6658   std::pair<SDValue,SDValue> Vals = FP_TO_INTHelper(Op, DAG, false);
6659   SDValue FIST = Vals.first, StackSlot = Vals.second;
6660   assert(FIST.getNode() && "Unexpected failure");
6661
6662   // Load the result.
6663   return DAG.getLoad(Op.getValueType(), Op.getDebugLoc(),
6664                      FIST, StackSlot, MachinePointerInfo(), false, false, 0);
6665 }
6666
6667 SDValue X86TargetLowering::LowerFABS(SDValue Op,
6668                                      SelectionDAG &DAG) const {
6669   LLVMContext *Context = DAG.getContext();
6670   DebugLoc dl = Op.getDebugLoc();
6671   EVT VT = Op.getValueType();
6672   EVT EltVT = VT;
6673   if (VT.isVector())
6674     EltVT = VT.getVectorElementType();
6675   std::vector<Constant*> CV;
6676   if (EltVT == MVT::f64) {
6677     Constant *C = ConstantFP::get(*Context, APFloat(APInt(64, ~(1ULL << 63))));
6678     CV.push_back(C);
6679     CV.push_back(C);
6680   } else {
6681     Constant *C = ConstantFP::get(*Context, APFloat(APInt(32, ~(1U << 31))));
6682     CV.push_back(C);
6683     CV.push_back(C);
6684     CV.push_back(C);
6685     CV.push_back(C);
6686   }
6687   Constant *C = ConstantVector::get(CV);
6688   SDValue CPIdx = DAG.getConstantPool(C, getPointerTy(), 16);
6689   SDValue Mask = DAG.getLoad(VT, dl, DAG.getEntryNode(), CPIdx,
6690                              MachinePointerInfo::getConstantPool(),
6691                              false, false, 16);
6692   return DAG.getNode(X86ISD::FAND, dl, VT, Op.getOperand(0), Mask);
6693 }
6694
6695 SDValue X86TargetLowering::LowerFNEG(SDValue Op, SelectionDAG &DAG) const {
6696   LLVMContext *Context = DAG.getContext();
6697   DebugLoc dl = Op.getDebugLoc();
6698   EVT VT = Op.getValueType();
6699   EVT EltVT = VT;
6700   if (VT.isVector())
6701     EltVT = VT.getVectorElementType();
6702   std::vector<Constant*> CV;
6703   if (EltVT == MVT::f64) {
6704     Constant *C = ConstantFP::get(*Context, APFloat(APInt(64, 1ULL << 63)));
6705     CV.push_back(C);
6706     CV.push_back(C);
6707   } else {
6708     Constant *C = ConstantFP::get(*Context, APFloat(APInt(32, 1U << 31)));
6709     CV.push_back(C);
6710     CV.push_back(C);
6711     CV.push_back(C);
6712     CV.push_back(C);
6713   }
6714   Constant *C = ConstantVector::get(CV);
6715   SDValue CPIdx = DAG.getConstantPool(C, getPointerTy(), 16);
6716   SDValue Mask = DAG.getLoad(VT, dl, DAG.getEntryNode(), CPIdx,
6717                              MachinePointerInfo::getConstantPool(),
6718                              false, false, 16);
6719   if (VT.isVector()) {
6720     return DAG.getNode(ISD::BITCAST, dl, VT,
6721                        DAG.getNode(ISD::XOR, dl, MVT::v2i64,
6722                     DAG.getNode(ISD::BITCAST, dl, MVT::v2i64,
6723                                 Op.getOperand(0)),
6724                     DAG.getNode(ISD::BITCAST, dl, MVT::v2i64, Mask)));
6725   } else {
6726     return DAG.getNode(X86ISD::FXOR, dl, VT, Op.getOperand(0), Mask);
6727   }
6728 }
6729
6730 SDValue X86TargetLowering::LowerFCOPYSIGN(SDValue Op, SelectionDAG &DAG) const {
6731   LLVMContext *Context = DAG.getContext();
6732   SDValue Op0 = Op.getOperand(0);
6733   SDValue Op1 = Op.getOperand(1);
6734   DebugLoc dl = Op.getDebugLoc();
6735   EVT VT = Op.getValueType();
6736   EVT SrcVT = Op1.getValueType();
6737
6738   // If second operand is smaller, extend it first.
6739   if (SrcVT.bitsLT(VT)) {
6740     Op1 = DAG.getNode(ISD::FP_EXTEND, dl, VT, Op1);
6741     SrcVT = VT;
6742   }
6743   // And if it is bigger, shrink it first.
6744   if (SrcVT.bitsGT(VT)) {
6745     Op1 = DAG.getNode(ISD::FP_ROUND, dl, VT, Op1, DAG.getIntPtrConstant(1));
6746     SrcVT = VT;
6747   }
6748
6749   // At this point the operands and the result should have the same
6750   // type, and that won't be f80 since that is not custom lowered.
6751
6752   // First get the sign bit of second operand.
6753   std::vector<Constant*> CV;
6754   if (SrcVT == MVT::f64) {
6755     CV.push_back(ConstantFP::get(*Context, APFloat(APInt(64, 1ULL << 63))));
6756     CV.push_back(ConstantFP::get(*Context, APFloat(APInt(64, 0))));
6757   } else {
6758     CV.push_back(ConstantFP::get(*Context, APFloat(APInt(32, 1U << 31))));
6759     CV.push_back(ConstantFP::get(*Context, APFloat(APInt(32, 0))));
6760     CV.push_back(ConstantFP::get(*Context, APFloat(APInt(32, 0))));
6761     CV.push_back(ConstantFP::get(*Context, APFloat(APInt(32, 0))));
6762   }
6763   Constant *C = ConstantVector::get(CV);
6764   SDValue CPIdx = DAG.getConstantPool(C, getPointerTy(), 16);
6765   SDValue Mask1 = DAG.getLoad(SrcVT, dl, DAG.getEntryNode(), CPIdx,
6766                               MachinePointerInfo::getConstantPool(),
6767                               false, false, 16);
6768   SDValue SignBit = DAG.getNode(X86ISD::FAND, dl, SrcVT, Op1, Mask1);
6769
6770   // Shift sign bit right or left if the two operands have different types.
6771   if (SrcVT.bitsGT(VT)) {
6772     // Op0 is MVT::f32, Op1 is MVT::f64.
6773     SignBit = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, MVT::v2f64, SignBit);
6774     SignBit = DAG.getNode(X86ISD::FSRL, dl, MVT::v2f64, SignBit,
6775                           DAG.getConstant(32, MVT::i32));
6776     SignBit = DAG.getNode(ISD::BITCAST, dl, MVT::v4f32, SignBit);
6777     SignBit = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::f32, SignBit,
6778                           DAG.getIntPtrConstant(0));
6779   }
6780
6781   // Clear first operand sign bit.
6782   CV.clear();
6783   if (VT == MVT::f64) {
6784     CV.push_back(ConstantFP::get(*Context, APFloat(APInt(64, ~(1ULL << 63)))));
6785     CV.push_back(ConstantFP::get(*Context, APFloat(APInt(64, 0))));
6786   } else {
6787     CV.push_back(ConstantFP::get(*Context, APFloat(APInt(32, ~(1U << 31)))));
6788     CV.push_back(ConstantFP::get(*Context, APFloat(APInt(32, 0))));
6789     CV.push_back(ConstantFP::get(*Context, APFloat(APInt(32, 0))));
6790     CV.push_back(ConstantFP::get(*Context, APFloat(APInt(32, 0))));
6791   }
6792   C = ConstantVector::get(CV);
6793   CPIdx = DAG.getConstantPool(C, getPointerTy(), 16);
6794   SDValue Mask2 = DAG.getLoad(VT, dl, DAG.getEntryNode(), CPIdx,
6795                               MachinePointerInfo::getConstantPool(),
6796                               false, false, 16);
6797   SDValue Val = DAG.getNode(X86ISD::FAND, dl, VT, Op0, Mask2);
6798
6799   // Or the value with the sign bit.
6800   return DAG.getNode(X86ISD::FOR, dl, VT, Val, SignBit);
6801 }
6802
6803 /// Emit nodes that will be selected as "test Op0,Op0", or something
6804 /// equivalent.
6805 SDValue X86TargetLowering::EmitTest(SDValue Op, unsigned X86CC,
6806                                     SelectionDAG &DAG) const {
6807   DebugLoc dl = Op.getDebugLoc();
6808
6809   // CF and OF aren't always set the way we want. Determine which
6810   // of these we need.
6811   bool NeedCF = false;
6812   bool NeedOF = false;
6813   switch (X86CC) {
6814   default: break;
6815   case X86::COND_A: case X86::COND_AE:
6816   case X86::COND_B: case X86::COND_BE:
6817     NeedCF = true;
6818     break;
6819   case X86::COND_G: case X86::COND_GE:
6820   case X86::COND_L: case X86::COND_LE:
6821   case X86::COND_O: case X86::COND_NO:
6822     NeedOF = true;
6823     break;
6824   }
6825
6826   // See if we can use the EFLAGS value from the operand instead of
6827   // doing a separate TEST. TEST always sets OF and CF to 0, so unless
6828   // we prove that the arithmetic won't overflow, we can't use OF or CF.
6829   if (Op.getResNo() != 0 || NeedOF || NeedCF)
6830     // Emit a CMP with 0, which is the TEST pattern.
6831     return DAG.getNode(X86ISD::CMP, dl, MVT::i32, Op,
6832                        DAG.getConstant(0, Op.getValueType()));
6833
6834   unsigned Opcode = 0;
6835   unsigned NumOperands = 0;
6836   switch (Op.getNode()->getOpcode()) {
6837   case ISD::ADD:
6838     // Due to an isel shortcoming, be conservative if this add is likely to be
6839     // selected as part of a load-modify-store instruction. When the root node
6840     // in a match is a store, isel doesn't know how to remap non-chain non-flag
6841     // uses of other nodes in the match, such as the ADD in this case. This
6842     // leads to the ADD being left around and reselected, with the result being
6843     // two adds in the output.  Alas, even if none our users are stores, that
6844     // doesn't prove we're O.K.  Ergo, if we have any parents that aren't
6845     // CopyToReg or SETCC, eschew INC/DEC.  A better fix seems to require
6846     // climbing the DAG back to the root, and it doesn't seem to be worth the
6847     // effort.
6848     for (SDNode::use_iterator UI = Op.getNode()->use_begin(),
6849            UE = Op.getNode()->use_end(); UI != UE; ++UI)
6850       if (UI->getOpcode() != ISD::CopyToReg && UI->getOpcode() != ISD::SETCC)
6851         goto default_case;
6852
6853     if (ConstantSDNode *C =
6854         dyn_cast<ConstantSDNode>(Op.getNode()->getOperand(1))) {
6855       // An add of one will be selected as an INC.
6856       if (C->getAPIntValue() == 1) {
6857         Opcode = X86ISD::INC;
6858         NumOperands = 1;
6859         break;
6860       }
6861
6862       // An add of negative one (subtract of one) will be selected as a DEC.
6863       if (C->getAPIntValue().isAllOnesValue()) {
6864         Opcode = X86ISD::DEC;
6865         NumOperands = 1;
6866         break;
6867       }
6868     }
6869
6870     // Otherwise use a regular EFLAGS-setting add.
6871     Opcode = X86ISD::ADD;
6872     NumOperands = 2;
6873     break;
6874   case ISD::AND: {
6875     // If the primary and result isn't used, don't bother using X86ISD::AND,
6876     // because a TEST instruction will be better.
6877     bool NonFlagUse = false;
6878     for (SDNode::use_iterator UI = Op.getNode()->use_begin(),
6879            UE = Op.getNode()->use_end(); UI != UE; ++UI) {
6880       SDNode *User = *UI;
6881       unsigned UOpNo = UI.getOperandNo();
6882       if (User->getOpcode() == ISD::TRUNCATE && User->hasOneUse()) {
6883         // Look pass truncate.
6884         UOpNo = User->use_begin().getOperandNo();
6885         User = *User->use_begin();
6886       }
6887
6888       if (User->getOpcode() != ISD::BRCOND &&
6889           User->getOpcode() != ISD::SETCC &&
6890           (User->getOpcode() != ISD::SELECT || UOpNo != 0)) {
6891         NonFlagUse = true;
6892         break;
6893       }
6894     }
6895
6896     if (!NonFlagUse)
6897       break;
6898   }
6899     // FALL THROUGH
6900   case ISD::SUB:
6901   case ISD::OR:
6902   case ISD::XOR:
6903     // Due to the ISEL shortcoming noted above, be conservative if this op is
6904     // likely to be selected as part of a load-modify-store instruction.
6905     for (SDNode::use_iterator UI = Op.getNode()->use_begin(),
6906            UE = Op.getNode()->use_end(); UI != UE; ++UI)
6907       if (UI->getOpcode() == ISD::STORE)
6908         goto default_case;
6909
6910     // Otherwise use a regular EFLAGS-setting instruction.
6911     switch (Op.getNode()->getOpcode()) {
6912     default: llvm_unreachable("unexpected operator!");
6913     case ISD::SUB: Opcode = X86ISD::SUB; break;
6914     case ISD::OR:  Opcode = X86ISD::OR;  break;
6915     case ISD::XOR: Opcode = X86ISD::XOR; break;
6916     case ISD::AND: Opcode = X86ISD::AND; break;
6917     }
6918
6919     NumOperands = 2;
6920     break;
6921   case X86ISD::ADD:
6922   case X86ISD::SUB:
6923   case X86ISD::INC:
6924   case X86ISD::DEC:
6925   case X86ISD::OR:
6926   case X86ISD::XOR:
6927   case X86ISD::AND:
6928     return SDValue(Op.getNode(), 1);
6929   default:
6930   default_case:
6931     break;
6932   }
6933
6934   if (Opcode == 0)
6935     // Emit a CMP with 0, which is the TEST pattern.
6936     return DAG.getNode(X86ISD::CMP, dl, MVT::i32, Op,
6937                        DAG.getConstant(0, Op.getValueType()));
6938
6939   SDVTList VTs = DAG.getVTList(Op.getValueType(), MVT::i32);
6940   SmallVector<SDValue, 4> Ops;
6941   for (unsigned i = 0; i != NumOperands; ++i)
6942     Ops.push_back(Op.getOperand(i));
6943
6944   SDValue New = DAG.getNode(Opcode, dl, VTs, &Ops[0], NumOperands);
6945   DAG.ReplaceAllUsesWith(Op, New);
6946   return SDValue(New.getNode(), 1);
6947 }
6948
6949 /// Emit nodes that will be selected as "cmp Op0,Op1", or something
6950 /// equivalent.
6951 SDValue X86TargetLowering::EmitCmp(SDValue Op0, SDValue Op1, unsigned X86CC,
6952                                    SelectionDAG &DAG) const {
6953   if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op1))
6954     if (C->getAPIntValue() == 0)
6955       return EmitTest(Op0, X86CC, DAG);
6956
6957   DebugLoc dl = Op0.getDebugLoc();
6958   return DAG.getNode(X86ISD::CMP, dl, MVT::i32, Op0, Op1);
6959 }
6960
6961 /// LowerToBT - Result of 'and' is compared against zero. Turn it into a BT node
6962 /// if it's possible.
6963 SDValue X86TargetLowering::LowerToBT(SDValue And, ISD::CondCode CC,
6964                                      DebugLoc dl, SelectionDAG &DAG) const {
6965   SDValue Op0 = And.getOperand(0);
6966   SDValue Op1 = And.getOperand(1);
6967   if (Op0.getOpcode() == ISD::TRUNCATE)
6968     Op0 = Op0.getOperand(0);
6969   if (Op1.getOpcode() == ISD::TRUNCATE)
6970     Op1 = Op1.getOperand(0);
6971
6972   SDValue LHS, RHS;
6973   if (Op1.getOpcode() == ISD::SHL)
6974     std::swap(Op0, Op1);
6975   if (Op0.getOpcode() == ISD::SHL) {
6976     if (ConstantSDNode *And00C = dyn_cast<ConstantSDNode>(Op0.getOperand(0)))
6977       if (And00C->getZExtValue() == 1) {
6978         // If we looked past a truncate, check that it's only truncating away
6979         // known zeros.
6980         unsigned BitWidth = Op0.getValueSizeInBits();
6981         unsigned AndBitWidth = And.getValueSizeInBits();
6982         if (BitWidth > AndBitWidth) {
6983           APInt Mask = APInt::getAllOnesValue(BitWidth), Zeros, Ones;
6984           DAG.ComputeMaskedBits(Op0, Mask, Zeros, Ones);
6985           if (Zeros.countLeadingOnes() < BitWidth - AndBitWidth)
6986             return SDValue();
6987         }
6988         LHS = Op1;
6989         RHS = Op0.getOperand(1);
6990       }
6991   } else if (Op1.getOpcode() == ISD::Constant) {
6992     ConstantSDNode *AndRHS = cast<ConstantSDNode>(Op1);
6993     SDValue AndLHS = Op0;
6994     if (AndRHS->getZExtValue() == 1 && AndLHS.getOpcode() == ISD::SRL) {
6995       LHS = AndLHS.getOperand(0);
6996       RHS = AndLHS.getOperand(1);
6997     }
6998   }
6999
7000   if (LHS.getNode()) {
7001     // If LHS is i8, promote it to i32 with any_extend.  There is no i8 BT
7002     // instruction.  Since the shift amount is in-range-or-undefined, we know
7003     // that doing a bittest on the i32 value is ok.  We extend to i32 because
7004     // the encoding for the i16 version is larger than the i32 version.
7005     // Also promote i16 to i32 for performance / code size reason.
7006     if (LHS.getValueType() == MVT::i8 ||
7007         LHS.getValueType() == MVT::i16)
7008       LHS = DAG.getNode(ISD::ANY_EXTEND, dl, MVT::i32, LHS);
7009
7010     // If the operand types disagree, extend the shift amount to match.  Since
7011     // BT ignores high bits (like shifts) we can use anyextend.
7012     if (LHS.getValueType() != RHS.getValueType())
7013       RHS = DAG.getNode(ISD::ANY_EXTEND, dl, LHS.getValueType(), RHS);
7014
7015     SDValue BT = DAG.getNode(X86ISD::BT, dl, MVT::i32, LHS, RHS);
7016     unsigned Cond = CC == ISD::SETEQ ? X86::COND_AE : X86::COND_B;
7017     return DAG.getNode(X86ISD::SETCC, dl, MVT::i8,
7018                        DAG.getConstant(Cond, MVT::i8), BT);
7019   }
7020
7021   return SDValue();
7022 }
7023
7024 SDValue X86TargetLowering::LowerSETCC(SDValue Op, SelectionDAG &DAG) const {
7025   assert(Op.getValueType() == MVT::i8 && "SetCC type must be 8-bit integer");
7026   SDValue Op0 = Op.getOperand(0);
7027   SDValue Op1 = Op.getOperand(1);
7028   DebugLoc dl = Op.getDebugLoc();
7029   ISD::CondCode CC = cast<CondCodeSDNode>(Op.getOperand(2))->get();
7030
7031   // Optimize to BT if possible.
7032   // Lower (X & (1 << N)) == 0 to BT(X, N).
7033   // Lower ((X >>u N) & 1) != 0 to BT(X, N).
7034   // Lower ((X >>s N) & 1) != 0 to BT(X, N).
7035   if (Op0.getOpcode() == ISD::AND &&
7036       Op0.hasOneUse() &&
7037       Op1.getOpcode() == ISD::Constant &&
7038       cast<ConstantSDNode>(Op1)->isNullValue() &&
7039       (CC == ISD::SETEQ || CC == ISD::SETNE)) {
7040     SDValue NewSetCC = LowerToBT(Op0, CC, dl, DAG);
7041     if (NewSetCC.getNode())
7042       return NewSetCC;
7043   }
7044
7045   // Look for "(setcc) == / != 1" to avoid unncessary setcc.
7046   if (Op0.getOpcode() == X86ISD::SETCC &&
7047       Op1.getOpcode() == ISD::Constant &&
7048       (cast<ConstantSDNode>(Op1)->getZExtValue() == 1 ||
7049        cast<ConstantSDNode>(Op1)->isNullValue()) &&
7050       (CC == ISD::SETEQ || CC == ISD::SETNE)) {
7051     X86::CondCode CCode = (X86::CondCode)Op0.getConstantOperandVal(0);
7052     bool Invert = (CC == ISD::SETNE) ^
7053       cast<ConstantSDNode>(Op1)->isNullValue();
7054     if (Invert)
7055       CCode = X86::GetOppositeBranchCondition(CCode);
7056     return DAG.getNode(X86ISD::SETCC, dl, MVT::i8,
7057                        DAG.getConstant(CCode, MVT::i8), Op0.getOperand(1));
7058   }
7059
7060   bool isFP = Op1.getValueType().isFloatingPoint();
7061   unsigned X86CC = TranslateX86CC(CC, isFP, Op0, Op1, DAG);
7062   if (X86CC == X86::COND_INVALID)
7063     return SDValue();
7064
7065   SDValue Cond = EmitCmp(Op0, Op1, X86CC, DAG);
7066
7067   // Use sbb x, x to materialize carry bit into a GPR.
7068   if (X86CC == X86::COND_B)
7069     return DAG.getNode(ISD::AND, dl, MVT::i8,
7070                        DAG.getNode(X86ISD::SETCC_CARRY, dl, MVT::i8,
7071                                    DAG.getConstant(X86CC, MVT::i8), Cond),
7072                        DAG.getConstant(1, MVT::i8));
7073
7074   return DAG.getNode(X86ISD::SETCC, dl, MVT::i8,
7075                      DAG.getConstant(X86CC, MVT::i8), Cond);
7076 }
7077
7078 SDValue X86TargetLowering::LowerVSETCC(SDValue Op, SelectionDAG &DAG) const {
7079   SDValue Cond;
7080   SDValue Op0 = Op.getOperand(0);
7081   SDValue Op1 = Op.getOperand(1);
7082   SDValue CC = Op.getOperand(2);
7083   EVT VT = Op.getValueType();
7084   ISD::CondCode SetCCOpcode = cast<CondCodeSDNode>(CC)->get();
7085   bool isFP = Op.getOperand(1).getValueType().isFloatingPoint();
7086   DebugLoc dl = Op.getDebugLoc();
7087
7088   if (isFP) {
7089     unsigned SSECC = 8;
7090     EVT VT0 = Op0.getValueType();
7091     assert(VT0 == MVT::v4f32 || VT0 == MVT::v2f64);
7092     unsigned Opc = VT0 == MVT::v4f32 ? X86ISD::CMPPS : X86ISD::CMPPD;
7093     bool Swap = false;
7094
7095     switch (SetCCOpcode) {
7096     default: break;
7097     case ISD::SETOEQ:
7098     case ISD::SETEQ:  SSECC = 0; break;
7099     case ISD::SETOGT:
7100     case ISD::SETGT: Swap = true; // Fallthrough
7101     case ISD::SETLT:
7102     case ISD::SETOLT: SSECC = 1; break;
7103     case ISD::SETOGE:
7104     case ISD::SETGE: Swap = true; // Fallthrough
7105     case ISD::SETLE:
7106     case ISD::SETOLE: SSECC = 2; break;
7107     case ISD::SETUO:  SSECC = 3; break;
7108     case ISD::SETUNE:
7109     case ISD::SETNE:  SSECC = 4; break;
7110     case ISD::SETULE: Swap = true;
7111     case ISD::SETUGE: SSECC = 5; break;
7112     case ISD::SETULT: Swap = true;
7113     case ISD::SETUGT: SSECC = 6; break;
7114     case ISD::SETO:   SSECC = 7; break;
7115     }
7116     if (Swap)
7117       std::swap(Op0, Op1);
7118
7119     // In the two special cases we can't handle, emit two comparisons.
7120     if (SSECC == 8) {
7121       if (SetCCOpcode == ISD::SETUEQ) {
7122         SDValue UNORD, EQ;
7123         UNORD = DAG.getNode(Opc, dl, VT, Op0, Op1, DAG.getConstant(3, MVT::i8));
7124         EQ = DAG.getNode(Opc, dl, VT, Op0, Op1, DAG.getConstant(0, MVT::i8));
7125         return DAG.getNode(ISD::OR, dl, VT, UNORD, EQ);
7126       }
7127       else if (SetCCOpcode == ISD::SETONE) {
7128         SDValue ORD, NEQ;
7129         ORD = DAG.getNode(Opc, dl, VT, Op0, Op1, DAG.getConstant(7, MVT::i8));
7130         NEQ = DAG.getNode(Opc, dl, VT, Op0, Op1, DAG.getConstant(4, MVT::i8));
7131         return DAG.getNode(ISD::AND, dl, VT, ORD, NEQ);
7132       }
7133       llvm_unreachable("Illegal FP comparison");
7134     }
7135     // Handle all other FP comparisons here.
7136     return DAG.getNode(Opc, dl, VT, Op0, Op1, DAG.getConstant(SSECC, MVT::i8));
7137   }
7138
7139   // We are handling one of the integer comparisons here.  Since SSE only has
7140   // GT and EQ comparisons for integer, swapping operands and multiple
7141   // operations may be required for some comparisons.
7142   unsigned Opc = 0, EQOpc = 0, GTOpc = 0;
7143   bool Swap = false, Invert = false, FlipSigns = false;
7144
7145   switch (VT.getSimpleVT().SimpleTy) {
7146   default: break;
7147   case MVT::v16i8: EQOpc = X86ISD::PCMPEQB; GTOpc = X86ISD::PCMPGTB; break;
7148   case MVT::v8i16: EQOpc = X86ISD::PCMPEQW; GTOpc = X86ISD::PCMPGTW; break;
7149   case MVT::v4i32: EQOpc = X86ISD::PCMPEQD; GTOpc = X86ISD::PCMPGTD; break;
7150   case MVT::v2i64: EQOpc = X86ISD::PCMPEQQ; GTOpc = X86ISD::PCMPGTQ; break;
7151   }
7152
7153   switch (SetCCOpcode) {
7154   default: break;
7155   case ISD::SETNE:  Invert = true;
7156   case ISD::SETEQ:  Opc = EQOpc; break;
7157   case ISD::SETLT:  Swap = true;
7158   case ISD::SETGT:  Opc = GTOpc; break;
7159   case ISD::SETGE:  Swap = true;
7160   case ISD::SETLE:  Opc = GTOpc; Invert = true; break;
7161   case ISD::SETULT: Swap = true;
7162   case ISD::SETUGT: Opc = GTOpc; FlipSigns = true; break;
7163   case ISD::SETUGE: Swap = true;
7164   case ISD::SETULE: Opc = GTOpc; FlipSigns = true; Invert = true; break;
7165   }
7166   if (Swap)
7167     std::swap(Op0, Op1);
7168
7169   // Since SSE has no unsigned integer comparisons, we need to flip  the sign
7170   // bits of the inputs before performing those operations.
7171   if (FlipSigns) {
7172     EVT EltVT = VT.getVectorElementType();
7173     SDValue SignBit = DAG.getConstant(APInt::getSignBit(EltVT.getSizeInBits()),
7174                                       EltVT);
7175     std::vector<SDValue> SignBits(VT.getVectorNumElements(), SignBit);
7176     SDValue SignVec = DAG.getNode(ISD::BUILD_VECTOR, dl, VT, &SignBits[0],
7177                                     SignBits.size());
7178     Op0 = DAG.getNode(ISD::XOR, dl, VT, Op0, SignVec);
7179     Op1 = DAG.getNode(ISD::XOR, dl, VT, Op1, SignVec);
7180   }
7181
7182   SDValue Result = DAG.getNode(Opc, dl, VT, Op0, Op1);
7183
7184   // If the logical-not of the result is required, perform that now.
7185   if (Invert)
7186     Result = DAG.getNOT(dl, Result, VT);
7187
7188   return Result;
7189 }
7190
7191 // isX86LogicalCmp - Return true if opcode is a X86 logical comparison.
7192 static bool isX86LogicalCmp(SDValue Op) {
7193   unsigned Opc = Op.getNode()->getOpcode();
7194   if (Opc == X86ISD::CMP || Opc == X86ISD::COMI || Opc == X86ISD::UCOMI)
7195     return true;
7196   if (Op.getResNo() == 1 &&
7197       (Opc == X86ISD::ADD ||
7198        Opc == X86ISD::SUB ||
7199        Opc == X86ISD::SMUL ||
7200        Opc == X86ISD::UMUL ||
7201        Opc == X86ISD::INC ||
7202        Opc == X86ISD::DEC ||
7203        Opc == X86ISD::OR ||
7204        Opc == X86ISD::XOR ||
7205        Opc == X86ISD::AND))
7206     return true;
7207
7208   return false;
7209 }
7210
7211 SDValue X86TargetLowering::LowerSELECT(SDValue Op, SelectionDAG &DAG) const {
7212   bool addTest = true;
7213   SDValue Cond  = Op.getOperand(0);
7214   DebugLoc dl = Op.getDebugLoc();
7215   SDValue CC;
7216
7217   if (Cond.getOpcode() == ISD::SETCC) {
7218     SDValue NewCond = LowerSETCC(Cond, DAG);
7219     if (NewCond.getNode())
7220       Cond = NewCond;
7221   }
7222
7223   // (select (x == 0), -1, 0) -> (sign_bit (x - 1))
7224   SDValue Op1 = Op.getOperand(1);
7225   SDValue Op2 = Op.getOperand(2);
7226   if (Cond.getOpcode() == X86ISD::SETCC &&
7227       cast<ConstantSDNode>(Cond.getOperand(0))->getZExtValue() == X86::COND_E) {
7228     SDValue Cmp = Cond.getOperand(1);
7229     if (Cmp.getOpcode() == X86ISD::CMP) {
7230       ConstantSDNode *N1C = dyn_cast<ConstantSDNode>(Op1);
7231       ConstantSDNode *N2C = dyn_cast<ConstantSDNode>(Op2);
7232       ConstantSDNode *RHSC =
7233         dyn_cast<ConstantSDNode>(Cmp.getOperand(1).getNode());
7234       if (N1C && N1C->isAllOnesValue() &&
7235           N2C && N2C->isNullValue() &&
7236           RHSC && RHSC->isNullValue()) {
7237         SDValue CmpOp0 = Cmp.getOperand(0);
7238         Cmp = DAG.getNode(X86ISD::CMP, dl, MVT::i32,
7239                           CmpOp0, DAG.getConstant(1, CmpOp0.getValueType()));
7240         return DAG.getNode(X86ISD::SETCC_CARRY, dl, Op.getValueType(),
7241                            DAG.getConstant(X86::COND_B, MVT::i8), Cmp);
7242       }
7243     }
7244   }
7245
7246   // Look pass (and (setcc_carry (cmp ...)), 1).
7247   if (Cond.getOpcode() == ISD::AND &&
7248       Cond.getOperand(0).getOpcode() == X86ISD::SETCC_CARRY) {
7249     ConstantSDNode *C = dyn_cast<ConstantSDNode>(Cond.getOperand(1));
7250     if (C && C->getAPIntValue() == 1)
7251       Cond = Cond.getOperand(0);
7252   }
7253
7254   // If condition flag is set by a X86ISD::CMP, then use it as the condition
7255   // setting operand in place of the X86ISD::SETCC.
7256   if (Cond.getOpcode() == X86ISD::SETCC ||
7257       Cond.getOpcode() == X86ISD::SETCC_CARRY) {
7258     CC = Cond.getOperand(0);
7259
7260     SDValue Cmp = Cond.getOperand(1);
7261     unsigned Opc = Cmp.getOpcode();
7262     EVT VT = Op.getValueType();
7263
7264     bool IllegalFPCMov = false;
7265     if (VT.isFloatingPoint() && !VT.isVector() &&
7266         !isScalarFPTypeInSSEReg(VT))  // FPStack?
7267       IllegalFPCMov = !hasFPCMov(cast<ConstantSDNode>(CC)->getSExtValue());
7268
7269     if ((isX86LogicalCmp(Cmp) && !IllegalFPCMov) ||
7270         Opc == X86ISD::BT) { // FIXME
7271       Cond = Cmp;
7272       addTest = false;
7273     }
7274   }
7275
7276   if (addTest) {
7277     // Look pass the truncate.
7278     if (Cond.getOpcode() == ISD::TRUNCATE)
7279       Cond = Cond.getOperand(0);
7280
7281     // We know the result of AND is compared against zero. Try to match
7282     // it to BT.
7283     if (Cond.getOpcode() == ISD::AND && Cond.hasOneUse()) {
7284       SDValue NewSetCC = LowerToBT(Cond, ISD::SETNE, dl, DAG);
7285       if (NewSetCC.getNode()) {
7286         CC = NewSetCC.getOperand(0);
7287         Cond = NewSetCC.getOperand(1);
7288         addTest = false;
7289       }
7290     }
7291   }
7292
7293   if (addTest) {
7294     CC = DAG.getConstant(X86::COND_NE, MVT::i8);
7295     Cond = EmitTest(Cond, X86::COND_NE, DAG);
7296   }
7297
7298   // X86ISD::CMOV means set the result (which is operand 1) to the RHS if
7299   // condition is true.
7300   SDVTList VTs = DAG.getVTList(Op.getValueType(), MVT::Flag);
7301   SDValue Ops[] = { Op2, Op1, CC, Cond };
7302   return DAG.getNode(X86ISD::CMOV, dl, VTs, Ops, array_lengthof(Ops));
7303 }
7304
7305 // isAndOrOfSingleUseSetCCs - Return true if node is an ISD::AND or
7306 // ISD::OR of two X86ISD::SETCC nodes each of which has no other use apart
7307 // from the AND / OR.
7308 static bool isAndOrOfSetCCs(SDValue Op, unsigned &Opc) {
7309   Opc = Op.getOpcode();
7310   if (Opc != ISD::OR && Opc != ISD::AND)
7311     return false;
7312   return (Op.getOperand(0).getOpcode() == X86ISD::SETCC &&
7313           Op.getOperand(0).hasOneUse() &&
7314           Op.getOperand(1).getOpcode() == X86ISD::SETCC &&
7315           Op.getOperand(1).hasOneUse());
7316 }
7317
7318 // isXor1OfSetCC - Return true if node is an ISD::XOR of a X86ISD::SETCC and
7319 // 1 and that the SETCC node has a single use.
7320 static bool isXor1OfSetCC(SDValue Op) {
7321   if (Op.getOpcode() != ISD::XOR)
7322     return false;
7323   ConstantSDNode *N1C = dyn_cast<ConstantSDNode>(Op.getOperand(1));
7324   if (N1C && N1C->getAPIntValue() == 1) {
7325     return Op.getOperand(0).getOpcode() == X86ISD::SETCC &&
7326       Op.getOperand(0).hasOneUse();
7327   }
7328   return false;
7329 }
7330
7331 SDValue X86TargetLowering::LowerBRCOND(SDValue Op, SelectionDAG &DAG) const {
7332   bool addTest = true;
7333   SDValue Chain = Op.getOperand(0);
7334   SDValue Cond  = Op.getOperand(1);
7335   SDValue Dest  = Op.getOperand(2);
7336   DebugLoc dl = Op.getDebugLoc();
7337   SDValue CC;
7338
7339   if (Cond.getOpcode() == ISD::SETCC) {
7340     SDValue NewCond = LowerSETCC(Cond, DAG);
7341     if (NewCond.getNode())
7342       Cond = NewCond;
7343   }
7344 #if 0
7345   // FIXME: LowerXALUO doesn't handle these!!
7346   else if (Cond.getOpcode() == X86ISD::ADD  ||
7347            Cond.getOpcode() == X86ISD::SUB  ||
7348            Cond.getOpcode() == X86ISD::SMUL ||
7349            Cond.getOpcode() == X86ISD::UMUL)
7350     Cond = LowerXALUO(Cond, DAG);
7351 #endif
7352
7353   // Look pass (and (setcc_carry (cmp ...)), 1).
7354   if (Cond.getOpcode() == ISD::AND &&
7355       Cond.getOperand(0).getOpcode() == X86ISD::SETCC_CARRY) {
7356     ConstantSDNode *C = dyn_cast<ConstantSDNode>(Cond.getOperand(1));
7357     if (C && C->getAPIntValue() == 1)
7358       Cond = Cond.getOperand(0);
7359   }
7360
7361   // If condition flag is set by a X86ISD::CMP, then use it as the condition
7362   // setting operand in place of the X86ISD::SETCC.
7363   if (Cond.getOpcode() == X86ISD::SETCC ||
7364       Cond.getOpcode() == X86ISD::SETCC_CARRY) {
7365     CC = Cond.getOperand(0);
7366
7367     SDValue Cmp = Cond.getOperand(1);
7368     unsigned Opc = Cmp.getOpcode();
7369     // FIXME: WHY THE SPECIAL CASING OF LogicalCmp??
7370     if (isX86LogicalCmp(Cmp) || Opc == X86ISD::BT) {
7371       Cond = Cmp;
7372       addTest = false;
7373     } else {
7374       switch (cast<ConstantSDNode>(CC)->getZExtValue()) {
7375       default: break;
7376       case X86::COND_O:
7377       case X86::COND_B:
7378         // These can only come from an arithmetic instruction with overflow,
7379         // e.g. SADDO, UADDO.
7380         Cond = Cond.getNode()->getOperand(1);
7381         addTest = false;
7382         break;
7383       }
7384     }
7385   } else {
7386     unsigned CondOpc;
7387     if (Cond.hasOneUse() && isAndOrOfSetCCs(Cond, CondOpc)) {
7388       SDValue Cmp = Cond.getOperand(0).getOperand(1);
7389       if (CondOpc == ISD::OR) {
7390         // Also, recognize the pattern generated by an FCMP_UNE. We can emit
7391         // two branches instead of an explicit OR instruction with a
7392         // separate test.
7393         if (Cmp == Cond.getOperand(1).getOperand(1) &&
7394             isX86LogicalCmp(Cmp)) {
7395           CC = Cond.getOperand(0).getOperand(0);
7396           Chain = DAG.getNode(X86ISD::BRCOND, dl, Op.getValueType(),
7397                               Chain, Dest, CC, Cmp);
7398           CC = Cond.getOperand(1).getOperand(0);
7399           Cond = Cmp;
7400           addTest = false;
7401         }
7402       } else { // ISD::AND
7403         // Also, recognize the pattern generated by an FCMP_OEQ. We can emit
7404         // two branches instead of an explicit AND instruction with a
7405         // separate test. However, we only do this if this block doesn't
7406         // have a fall-through edge, because this requires an explicit
7407         // jmp when the condition is false.
7408         if (Cmp == Cond.getOperand(1).getOperand(1) &&
7409             isX86LogicalCmp(Cmp) &&
7410             Op.getNode()->hasOneUse()) {
7411           X86::CondCode CCode =
7412             (X86::CondCode)Cond.getOperand(0).getConstantOperandVal(0);
7413           CCode = X86::GetOppositeBranchCondition(CCode);
7414           CC = DAG.getConstant(CCode, MVT::i8);
7415           SDNode *User = *Op.getNode()->use_begin();
7416           // Look for an unconditional branch following this conditional branch.
7417           // We need this because we need to reverse the successors in order
7418           // to implement FCMP_OEQ.
7419           if (User->getOpcode() == ISD::BR) {
7420             SDValue FalseBB = User->getOperand(1);
7421             SDNode *NewBR =
7422               DAG.UpdateNodeOperands(User, User->getOperand(0), Dest);
7423             assert(NewBR == User);
7424             (void)NewBR;
7425             Dest = FalseBB;
7426
7427             Chain = DAG.getNode(X86ISD::BRCOND, dl, Op.getValueType(),
7428                                 Chain, Dest, CC, Cmp);
7429             X86::CondCode CCode =
7430               (X86::CondCode)Cond.getOperand(1).getConstantOperandVal(0);
7431             CCode = X86::GetOppositeBranchCondition(CCode);
7432             CC = DAG.getConstant(CCode, MVT::i8);
7433             Cond = Cmp;
7434             addTest = false;
7435           }
7436         }
7437       }
7438     } else if (Cond.hasOneUse() && isXor1OfSetCC(Cond)) {
7439       // Recognize for xorb (setcc), 1 patterns. The xor inverts the condition.
7440       // It should be transformed during dag combiner except when the condition
7441       // is set by a arithmetics with overflow node.
7442       X86::CondCode CCode =
7443         (X86::CondCode)Cond.getOperand(0).getConstantOperandVal(0);
7444       CCode = X86::GetOppositeBranchCondition(CCode);
7445       CC = DAG.getConstant(CCode, MVT::i8);
7446       Cond = Cond.getOperand(0).getOperand(1);
7447       addTest = false;
7448     }
7449   }
7450
7451   if (addTest) {
7452     // Look pass the truncate.
7453     if (Cond.getOpcode() == ISD::TRUNCATE)
7454       Cond = Cond.getOperand(0);
7455
7456     // We know the result of AND is compared against zero. Try to match
7457     // it to BT.
7458     if (Cond.getOpcode() == ISD::AND && Cond.hasOneUse()) {
7459       SDValue NewSetCC = LowerToBT(Cond, ISD::SETNE, dl, DAG);
7460       if (NewSetCC.getNode()) {
7461         CC = NewSetCC.getOperand(0);
7462         Cond = NewSetCC.getOperand(1);
7463         addTest = false;
7464       }
7465     }
7466   }
7467
7468   if (addTest) {
7469     CC = DAG.getConstant(X86::COND_NE, MVT::i8);
7470     Cond = EmitTest(Cond, X86::COND_NE, DAG);
7471   }
7472   return DAG.getNode(X86ISD::BRCOND, dl, Op.getValueType(),
7473                      Chain, Dest, CC, Cond);
7474 }
7475
7476
7477 // Lower dynamic stack allocation to _alloca call for Cygwin/Mingw targets.
7478 // Calls to _alloca is needed to probe the stack when allocating more than 4k
7479 // bytes in one go. Touching the stack at 4K increments is necessary to ensure
7480 // that the guard pages used by the OS virtual memory manager are allocated in
7481 // correct sequence.
7482 SDValue
7483 X86TargetLowering::LowerDYNAMIC_STACKALLOC(SDValue Op,
7484                                            SelectionDAG &DAG) const {
7485   assert((Subtarget->isTargetCygMing() || Subtarget->isTargetWindows()) &&
7486          "This should be used only on Windows targets");
7487   DebugLoc dl = Op.getDebugLoc();
7488
7489   // Get the inputs.
7490   SDValue Chain = Op.getOperand(0);
7491   SDValue Size  = Op.getOperand(1);
7492   // FIXME: Ensure alignment here
7493
7494   SDValue Flag;
7495
7496   EVT SPTy = Subtarget->is64Bit() ? MVT::i64 : MVT::i32;
7497
7498   Chain = DAG.getCopyToReg(Chain, dl, X86::EAX, Size, Flag);
7499   Flag = Chain.getValue(1);
7500
7501   SDVTList NodeTys = DAG.getVTList(MVT::Other, MVT::Flag);
7502
7503   Chain = DAG.getNode(X86ISD::WIN_ALLOCA, dl, NodeTys, Chain, Flag);
7504   Flag = Chain.getValue(1);
7505
7506   Chain = DAG.getCopyFromReg(Chain, dl, X86StackPtr, SPTy).getValue(1);
7507
7508   SDValue Ops1[2] = { Chain.getValue(0), Chain };
7509   return DAG.getMergeValues(Ops1, 2, dl);
7510 }
7511
7512 SDValue X86TargetLowering::LowerVASTART(SDValue Op, SelectionDAG &DAG) const {
7513   MachineFunction &MF = DAG.getMachineFunction();
7514   X86MachineFunctionInfo *FuncInfo = MF.getInfo<X86MachineFunctionInfo>();
7515
7516   const Value *SV = cast<SrcValueSDNode>(Op.getOperand(2))->getValue();
7517   DebugLoc DL = Op.getDebugLoc();
7518
7519   if (!Subtarget->is64Bit() || Subtarget->isTargetWin64()) {
7520     // vastart just stores the address of the VarArgsFrameIndex slot into the
7521     // memory location argument.
7522     SDValue FR = DAG.getFrameIndex(FuncInfo->getVarArgsFrameIndex(),
7523                                    getPointerTy());
7524     return DAG.getStore(Op.getOperand(0), DL, FR, Op.getOperand(1),
7525                         MachinePointerInfo(SV), false, false, 0);
7526   }
7527
7528   // __va_list_tag:
7529   //   gp_offset         (0 - 6 * 8)
7530   //   fp_offset         (48 - 48 + 8 * 16)
7531   //   overflow_arg_area (point to parameters coming in memory).
7532   //   reg_save_area
7533   SmallVector<SDValue, 8> MemOps;
7534   SDValue FIN = Op.getOperand(1);
7535   // Store gp_offset
7536   SDValue Store = DAG.getStore(Op.getOperand(0), DL,
7537                                DAG.getConstant(FuncInfo->getVarArgsGPOffset(),
7538                                                MVT::i32),
7539                                FIN, MachinePointerInfo(SV), false, false, 0);
7540   MemOps.push_back(Store);
7541
7542   // Store fp_offset
7543   FIN = DAG.getNode(ISD::ADD, DL, getPointerTy(),
7544                     FIN, DAG.getIntPtrConstant(4));
7545   Store = DAG.getStore(Op.getOperand(0), DL,
7546                        DAG.getConstant(FuncInfo->getVarArgsFPOffset(),
7547                                        MVT::i32),
7548                        FIN, MachinePointerInfo(SV, 4), false, false, 0);
7549   MemOps.push_back(Store);
7550
7551   // Store ptr to overflow_arg_area
7552   FIN = DAG.getNode(ISD::ADD, DL, getPointerTy(),
7553                     FIN, DAG.getIntPtrConstant(4));
7554   SDValue OVFIN = DAG.getFrameIndex(FuncInfo->getVarArgsFrameIndex(),
7555                                     getPointerTy());
7556   Store = DAG.getStore(Op.getOperand(0), DL, OVFIN, FIN,
7557                        MachinePointerInfo(SV, 8),
7558                        false, false, 0);
7559   MemOps.push_back(Store);
7560
7561   // Store ptr to reg_save_area.
7562   FIN = DAG.getNode(ISD::ADD, DL, getPointerTy(),
7563                     FIN, DAG.getIntPtrConstant(8));
7564   SDValue RSFIN = DAG.getFrameIndex(FuncInfo->getRegSaveFrameIndex(),
7565                                     getPointerTy());
7566   Store = DAG.getStore(Op.getOperand(0), DL, RSFIN, FIN,
7567                        MachinePointerInfo(SV, 16), false, false, 0);
7568   MemOps.push_back(Store);
7569   return DAG.getNode(ISD::TokenFactor, DL, MVT::Other,
7570                      &MemOps[0], MemOps.size());
7571 }
7572
7573 SDValue X86TargetLowering::LowerVAARG(SDValue Op, SelectionDAG &DAG) const {
7574   assert(Subtarget->is64Bit() &&
7575          "LowerVAARG only handles 64-bit va_arg!");
7576   assert((Subtarget->isTargetLinux() ||
7577           Subtarget->isTargetDarwin()) &&
7578           "Unhandled target in LowerVAARG");
7579   assert(Op.getNode()->getNumOperands() == 4);
7580   SDValue Chain = Op.getOperand(0);
7581   SDValue SrcPtr = Op.getOperand(1);
7582   const Value *SV = cast<SrcValueSDNode>(Op.getOperand(2))->getValue();
7583   unsigned Align = Op.getConstantOperandVal(3);
7584   DebugLoc dl = Op.getDebugLoc();
7585
7586   EVT ArgVT = Op.getNode()->getValueType(0);
7587   const Type *ArgTy = ArgVT.getTypeForEVT(*DAG.getContext());
7588   uint32_t ArgSize = getTargetData()->getTypeAllocSize(ArgTy);
7589   uint8_t ArgMode;
7590
7591   // Decide which area this value should be read from.
7592   // TODO: Implement the AMD64 ABI in its entirety. This simple
7593   // selection mechanism works only for the basic types.
7594   if (ArgVT == MVT::f80) {
7595     llvm_unreachable("va_arg for f80 not yet implemented");
7596   } else if (ArgVT.isFloatingPoint() && ArgSize <= 16 /*bytes*/) {
7597     ArgMode = 2;  // Argument passed in XMM register. Use fp_offset.
7598   } else if (ArgVT.isInteger() && ArgSize <= 32 /*bytes*/) {
7599     ArgMode = 1;  // Argument passed in GPR64 register(s). Use gp_offset.
7600   } else {
7601     llvm_unreachable("Unhandled argument type in LowerVAARG");
7602   }
7603
7604   if (ArgMode == 2) {
7605     // Sanity Check: Make sure using fp_offset makes sense.
7606     assert(!UseSoftFloat &&
7607            !(DAG.getMachineFunction()
7608                 .getFunction()->hasFnAttr(Attribute::NoImplicitFloat)) &&
7609            Subtarget->hasSSE1());
7610   }
7611
7612   // Insert VAARG_64 node into the DAG
7613   // VAARG_64 returns two values: Variable Argument Address, Chain
7614   SmallVector<SDValue, 11> InstOps;
7615   InstOps.push_back(Chain);
7616   InstOps.push_back(SrcPtr);
7617   InstOps.push_back(DAG.getConstant(ArgSize, MVT::i32));
7618   InstOps.push_back(DAG.getConstant(ArgMode, MVT::i8));
7619   InstOps.push_back(DAG.getConstant(Align, MVT::i32));
7620   SDVTList VTs = DAG.getVTList(getPointerTy(), MVT::Other);
7621   SDValue VAARG = DAG.getMemIntrinsicNode(X86ISD::VAARG_64, dl,
7622                                           VTs, &InstOps[0], InstOps.size(),
7623                                           MVT::i64,
7624                                           MachinePointerInfo(SV),
7625                                           /*Align=*/0,
7626                                           /*Volatile=*/false,
7627                                           /*ReadMem=*/true,
7628                                           /*WriteMem=*/true);
7629   Chain = VAARG.getValue(1);
7630
7631   // Load the next argument and return it
7632   return DAG.getLoad(ArgVT, dl,
7633                      Chain,
7634                      VAARG,
7635                      MachinePointerInfo(),
7636                      false, false, 0);
7637 }
7638
7639 SDValue X86TargetLowering::LowerVACOPY(SDValue Op, SelectionDAG &DAG) const {
7640   // X86-64 va_list is a struct { i32, i32, i8*, i8* }.
7641   assert(Subtarget->is64Bit() && "This code only handles 64-bit va_copy!");
7642   SDValue Chain = Op.getOperand(0);
7643   SDValue DstPtr = Op.getOperand(1);
7644   SDValue SrcPtr = Op.getOperand(2);
7645   const Value *DstSV = cast<SrcValueSDNode>(Op.getOperand(3))->getValue();
7646   const Value *SrcSV = cast<SrcValueSDNode>(Op.getOperand(4))->getValue();
7647   DebugLoc DL = Op.getDebugLoc();
7648
7649   return DAG.getMemcpy(Chain, DL, DstPtr, SrcPtr,
7650                        DAG.getIntPtrConstant(24), 8, /*isVolatile*/false,
7651                        false,
7652                        MachinePointerInfo(DstSV), MachinePointerInfo(SrcSV));
7653 }
7654
7655 SDValue
7656 X86TargetLowering::LowerINTRINSIC_WO_CHAIN(SDValue Op, SelectionDAG &DAG) const {
7657   DebugLoc dl = Op.getDebugLoc();
7658   unsigned IntNo = cast<ConstantSDNode>(Op.getOperand(0))->getZExtValue();
7659   switch (IntNo) {
7660   default: return SDValue();    // Don't custom lower most intrinsics.
7661   // Comparison intrinsics.
7662   case Intrinsic::x86_sse_comieq_ss:
7663   case Intrinsic::x86_sse_comilt_ss:
7664   case Intrinsic::x86_sse_comile_ss:
7665   case Intrinsic::x86_sse_comigt_ss:
7666   case Intrinsic::x86_sse_comige_ss:
7667   case Intrinsic::x86_sse_comineq_ss:
7668   case Intrinsic::x86_sse_ucomieq_ss:
7669   case Intrinsic::x86_sse_ucomilt_ss:
7670   case Intrinsic::x86_sse_ucomile_ss:
7671   case Intrinsic::x86_sse_ucomigt_ss:
7672   case Intrinsic::x86_sse_ucomige_ss:
7673   case Intrinsic::x86_sse_ucomineq_ss:
7674   case Intrinsic::x86_sse2_comieq_sd:
7675   case Intrinsic::x86_sse2_comilt_sd:
7676   case Intrinsic::x86_sse2_comile_sd:
7677   case Intrinsic::x86_sse2_comigt_sd:
7678   case Intrinsic::x86_sse2_comige_sd:
7679   case Intrinsic::x86_sse2_comineq_sd:
7680   case Intrinsic::x86_sse2_ucomieq_sd:
7681   case Intrinsic::x86_sse2_ucomilt_sd:
7682   case Intrinsic::x86_sse2_ucomile_sd:
7683   case Intrinsic::x86_sse2_ucomigt_sd:
7684   case Intrinsic::x86_sse2_ucomige_sd:
7685   case Intrinsic::x86_sse2_ucomineq_sd: {
7686     unsigned Opc = 0;
7687     ISD::CondCode CC = ISD::SETCC_INVALID;
7688     switch (IntNo) {
7689     default: break;
7690     case Intrinsic::x86_sse_comieq_ss:
7691     case Intrinsic::x86_sse2_comieq_sd:
7692       Opc = X86ISD::COMI;
7693       CC = ISD::SETEQ;
7694       break;
7695     case Intrinsic::x86_sse_comilt_ss:
7696     case Intrinsic::x86_sse2_comilt_sd:
7697       Opc = X86ISD::COMI;
7698       CC = ISD::SETLT;
7699       break;
7700     case Intrinsic::x86_sse_comile_ss:
7701     case Intrinsic::x86_sse2_comile_sd:
7702       Opc = X86ISD::COMI;
7703       CC = ISD::SETLE;
7704       break;
7705     case Intrinsic::x86_sse_comigt_ss:
7706     case Intrinsic::x86_sse2_comigt_sd:
7707       Opc = X86ISD::COMI;
7708       CC = ISD::SETGT;
7709       break;
7710     case Intrinsic::x86_sse_comige_ss:
7711     case Intrinsic::x86_sse2_comige_sd:
7712       Opc = X86ISD::COMI;
7713       CC = ISD::SETGE;
7714       break;
7715     case Intrinsic::x86_sse_comineq_ss:
7716     case Intrinsic::x86_sse2_comineq_sd:
7717       Opc = X86ISD::COMI;
7718       CC = ISD::SETNE;
7719       break;
7720     case Intrinsic::x86_sse_ucomieq_ss:
7721     case Intrinsic::x86_sse2_ucomieq_sd:
7722       Opc = X86ISD::UCOMI;
7723       CC = ISD::SETEQ;
7724       break;
7725     case Intrinsic::x86_sse_ucomilt_ss:
7726     case Intrinsic::x86_sse2_ucomilt_sd:
7727       Opc = X86ISD::UCOMI;
7728       CC = ISD::SETLT;
7729       break;
7730     case Intrinsic::x86_sse_ucomile_ss:
7731     case Intrinsic::x86_sse2_ucomile_sd:
7732       Opc = X86ISD::UCOMI;
7733       CC = ISD::SETLE;
7734       break;
7735     case Intrinsic::x86_sse_ucomigt_ss:
7736     case Intrinsic::x86_sse2_ucomigt_sd:
7737       Opc = X86ISD::UCOMI;
7738       CC = ISD::SETGT;
7739       break;
7740     case Intrinsic::x86_sse_ucomige_ss:
7741     case Intrinsic::x86_sse2_ucomige_sd:
7742       Opc = X86ISD::UCOMI;
7743       CC = ISD::SETGE;
7744       break;
7745     case Intrinsic::x86_sse_ucomineq_ss:
7746     case Intrinsic::x86_sse2_ucomineq_sd:
7747       Opc = X86ISD::UCOMI;
7748       CC = ISD::SETNE;
7749       break;
7750     }
7751
7752     SDValue LHS = Op.getOperand(1);
7753     SDValue RHS = Op.getOperand(2);
7754     unsigned X86CC = TranslateX86CC(CC, true, LHS, RHS, DAG);
7755     assert(X86CC != X86::COND_INVALID && "Unexpected illegal condition!");
7756     SDValue Cond = DAG.getNode(Opc, dl, MVT::i32, LHS, RHS);
7757     SDValue SetCC = DAG.getNode(X86ISD::SETCC, dl, MVT::i8,
7758                                 DAG.getConstant(X86CC, MVT::i8), Cond);
7759     return DAG.getNode(ISD::ZERO_EXTEND, dl, MVT::i32, SetCC);
7760   }
7761   // ptest and testp intrinsics. The intrinsic these come from are designed to
7762   // return an integer value, not just an instruction so lower it to the ptest
7763   // or testp pattern and a setcc for the result.
7764   case Intrinsic::x86_sse41_ptestz:
7765   case Intrinsic::x86_sse41_ptestc:
7766   case Intrinsic::x86_sse41_ptestnzc:
7767   case Intrinsic::x86_avx_ptestz_256:
7768   case Intrinsic::x86_avx_ptestc_256:
7769   case Intrinsic::x86_avx_ptestnzc_256:
7770   case Intrinsic::x86_avx_vtestz_ps:
7771   case Intrinsic::x86_avx_vtestc_ps:
7772   case Intrinsic::x86_avx_vtestnzc_ps:
7773   case Intrinsic::x86_avx_vtestz_pd:
7774   case Intrinsic::x86_avx_vtestc_pd:
7775   case Intrinsic::x86_avx_vtestnzc_pd:
7776   case Intrinsic::x86_avx_vtestz_ps_256:
7777   case Intrinsic::x86_avx_vtestc_ps_256:
7778   case Intrinsic::x86_avx_vtestnzc_ps_256:
7779   case Intrinsic::x86_avx_vtestz_pd_256:
7780   case Intrinsic::x86_avx_vtestc_pd_256:
7781   case Intrinsic::x86_avx_vtestnzc_pd_256: {
7782     bool IsTestPacked = false;
7783     unsigned X86CC = 0;
7784     switch (IntNo) {
7785     default: llvm_unreachable("Bad fallthrough in Intrinsic lowering.");
7786     case Intrinsic::x86_avx_vtestz_ps:
7787     case Intrinsic::x86_avx_vtestz_pd:
7788     case Intrinsic::x86_avx_vtestz_ps_256:
7789     case Intrinsic::x86_avx_vtestz_pd_256:
7790       IsTestPacked = true; // Fallthrough
7791     case Intrinsic::x86_sse41_ptestz:
7792     case Intrinsic::x86_avx_ptestz_256:
7793       // ZF = 1
7794       X86CC = X86::COND_E;
7795       break;
7796     case Intrinsic::x86_avx_vtestc_ps:
7797     case Intrinsic::x86_avx_vtestc_pd:
7798     case Intrinsic::x86_avx_vtestc_ps_256:
7799     case Intrinsic::x86_avx_vtestc_pd_256:
7800       IsTestPacked = true; // Fallthrough
7801     case Intrinsic::x86_sse41_ptestc:
7802     case Intrinsic::x86_avx_ptestc_256:
7803       // CF = 1
7804       X86CC = X86::COND_B;
7805       break;
7806     case Intrinsic::x86_avx_vtestnzc_ps:
7807     case Intrinsic::x86_avx_vtestnzc_pd:
7808     case Intrinsic::x86_avx_vtestnzc_ps_256:
7809     case Intrinsic::x86_avx_vtestnzc_pd_256:
7810       IsTestPacked = true; // Fallthrough
7811     case Intrinsic::x86_sse41_ptestnzc:
7812     case Intrinsic::x86_avx_ptestnzc_256:
7813       // ZF and CF = 0
7814       X86CC = X86::COND_A;
7815       break;
7816     }
7817
7818     SDValue LHS = Op.getOperand(1);
7819     SDValue RHS = Op.getOperand(2);
7820     unsigned TestOpc = IsTestPacked ? X86ISD::TESTP : X86ISD::PTEST;
7821     SDValue Test = DAG.getNode(TestOpc, dl, MVT::i32, LHS, RHS);
7822     SDValue CC = DAG.getConstant(X86CC, MVT::i8);
7823     SDValue SetCC = DAG.getNode(X86ISD::SETCC, dl, MVT::i8, CC, Test);
7824     return DAG.getNode(ISD::ZERO_EXTEND, dl, MVT::i32, SetCC);
7825   }
7826
7827   // Fix vector shift instructions where the last operand is a non-immediate
7828   // i32 value.
7829   case Intrinsic::x86_sse2_pslli_w:
7830   case Intrinsic::x86_sse2_pslli_d:
7831   case Intrinsic::x86_sse2_pslli_q:
7832   case Intrinsic::x86_sse2_psrli_w:
7833   case Intrinsic::x86_sse2_psrli_d:
7834   case Intrinsic::x86_sse2_psrli_q:
7835   case Intrinsic::x86_sse2_psrai_w:
7836   case Intrinsic::x86_sse2_psrai_d:
7837   case Intrinsic::x86_mmx_pslli_w:
7838   case Intrinsic::x86_mmx_pslli_d:
7839   case Intrinsic::x86_mmx_pslli_q:
7840   case Intrinsic::x86_mmx_psrli_w:
7841   case Intrinsic::x86_mmx_psrli_d:
7842   case Intrinsic::x86_mmx_psrli_q:
7843   case Intrinsic::x86_mmx_psrai_w:
7844   case Intrinsic::x86_mmx_psrai_d: {
7845     SDValue ShAmt = Op.getOperand(2);
7846     if (isa<ConstantSDNode>(ShAmt))
7847       return SDValue();
7848
7849     unsigned NewIntNo = 0;
7850     EVT ShAmtVT = MVT::v4i32;
7851     switch (IntNo) {
7852     case Intrinsic::x86_sse2_pslli_w:
7853       NewIntNo = Intrinsic::x86_sse2_psll_w;
7854       break;
7855     case Intrinsic::x86_sse2_pslli_d:
7856       NewIntNo = Intrinsic::x86_sse2_psll_d;
7857       break;
7858     case Intrinsic::x86_sse2_pslli_q:
7859       NewIntNo = Intrinsic::x86_sse2_psll_q;
7860       break;
7861     case Intrinsic::x86_sse2_psrli_w:
7862       NewIntNo = Intrinsic::x86_sse2_psrl_w;
7863       break;
7864     case Intrinsic::x86_sse2_psrli_d:
7865       NewIntNo = Intrinsic::x86_sse2_psrl_d;
7866       break;
7867     case Intrinsic::x86_sse2_psrli_q:
7868       NewIntNo = Intrinsic::x86_sse2_psrl_q;
7869       break;
7870     case Intrinsic::x86_sse2_psrai_w:
7871       NewIntNo = Intrinsic::x86_sse2_psra_w;
7872       break;
7873     case Intrinsic::x86_sse2_psrai_d:
7874       NewIntNo = Intrinsic::x86_sse2_psra_d;
7875       break;
7876     default: {
7877       ShAmtVT = MVT::v2i32;
7878       switch (IntNo) {
7879       case Intrinsic::x86_mmx_pslli_w:
7880         NewIntNo = Intrinsic::x86_mmx_psll_w;
7881         break;
7882       case Intrinsic::x86_mmx_pslli_d:
7883         NewIntNo = Intrinsic::x86_mmx_psll_d;
7884         break;
7885       case Intrinsic::x86_mmx_pslli_q:
7886         NewIntNo = Intrinsic::x86_mmx_psll_q;
7887         break;
7888       case Intrinsic::x86_mmx_psrli_w:
7889         NewIntNo = Intrinsic::x86_mmx_psrl_w;
7890         break;
7891       case Intrinsic::x86_mmx_psrli_d:
7892         NewIntNo = Intrinsic::x86_mmx_psrl_d;
7893         break;
7894       case Intrinsic::x86_mmx_psrli_q:
7895         NewIntNo = Intrinsic::x86_mmx_psrl_q;
7896         break;
7897       case Intrinsic::x86_mmx_psrai_w:
7898         NewIntNo = Intrinsic::x86_mmx_psra_w;
7899         break;
7900       case Intrinsic::x86_mmx_psrai_d:
7901         NewIntNo = Intrinsic::x86_mmx_psra_d;
7902         break;
7903       default: llvm_unreachable("Impossible intrinsic");  // Can't reach here.
7904       }
7905       break;
7906     }
7907     }
7908
7909     // The vector shift intrinsics with scalars uses 32b shift amounts but
7910     // the sse2/mmx shift instructions reads 64 bits. Set the upper 32 bits
7911     // to be zero.
7912     SDValue ShOps[4];
7913     ShOps[0] = ShAmt;
7914     ShOps[1] = DAG.getConstant(0, MVT::i32);
7915     if (ShAmtVT == MVT::v4i32) {
7916       ShOps[2] = DAG.getUNDEF(MVT::i32);
7917       ShOps[3] = DAG.getUNDEF(MVT::i32);
7918       ShAmt =  DAG.getNode(ISD::BUILD_VECTOR, dl, ShAmtVT, &ShOps[0], 4);
7919     } else {
7920       ShAmt =  DAG.getNode(ISD::BUILD_VECTOR, dl, ShAmtVT, &ShOps[0], 2);
7921 // FIXME this must be lowered to get rid of the invalid type.
7922     }
7923
7924     EVT VT = Op.getValueType();
7925     ShAmt = DAG.getNode(ISD::BITCAST, dl, VT, ShAmt);
7926     return DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, VT,
7927                        DAG.getConstant(NewIntNo, MVT::i32),
7928                        Op.getOperand(1), ShAmt);
7929   }
7930   }
7931 }
7932
7933 SDValue X86TargetLowering::LowerRETURNADDR(SDValue Op,
7934                                            SelectionDAG &DAG) const {
7935   MachineFrameInfo *MFI = DAG.getMachineFunction().getFrameInfo();
7936   MFI->setReturnAddressIsTaken(true);
7937
7938   unsigned Depth = cast<ConstantSDNode>(Op.getOperand(0))->getZExtValue();
7939   DebugLoc dl = Op.getDebugLoc();
7940
7941   if (Depth > 0) {
7942     SDValue FrameAddr = LowerFRAMEADDR(Op, DAG);
7943     SDValue Offset =
7944       DAG.getConstant(TD->getPointerSize(),
7945                       Subtarget->is64Bit() ? MVT::i64 : MVT::i32);
7946     return DAG.getLoad(getPointerTy(), dl, DAG.getEntryNode(),
7947                        DAG.getNode(ISD::ADD, dl, getPointerTy(),
7948                                    FrameAddr, Offset),
7949                        MachinePointerInfo(), false, false, 0);
7950   }
7951
7952   // Just load the return address.
7953   SDValue RetAddrFI = getReturnAddressFrameIndex(DAG);
7954   return DAG.getLoad(getPointerTy(), dl, DAG.getEntryNode(),
7955                      RetAddrFI, MachinePointerInfo(), false, false, 0);
7956 }
7957
7958 SDValue X86TargetLowering::LowerFRAMEADDR(SDValue Op, SelectionDAG &DAG) const {
7959   MachineFrameInfo *MFI = DAG.getMachineFunction().getFrameInfo();
7960   MFI->setFrameAddressIsTaken(true);
7961
7962   EVT VT = Op.getValueType();
7963   DebugLoc dl = Op.getDebugLoc();  // FIXME probably not meaningful
7964   unsigned Depth = cast<ConstantSDNode>(Op.getOperand(0))->getZExtValue();
7965   unsigned FrameReg = Subtarget->is64Bit() ? X86::RBP : X86::EBP;
7966   SDValue FrameAddr = DAG.getCopyFromReg(DAG.getEntryNode(), dl, FrameReg, VT);
7967   while (Depth--)
7968     FrameAddr = DAG.getLoad(VT, dl, DAG.getEntryNode(), FrameAddr,
7969                             MachinePointerInfo(),
7970                             false, false, 0);
7971   return FrameAddr;
7972 }
7973
7974 SDValue X86TargetLowering::LowerFRAME_TO_ARGS_OFFSET(SDValue Op,
7975                                                      SelectionDAG &DAG) const {
7976   return DAG.getIntPtrConstant(2*TD->getPointerSize());
7977 }
7978
7979 SDValue X86TargetLowering::LowerEH_RETURN(SDValue Op, SelectionDAG &DAG) const {
7980   MachineFunction &MF = DAG.getMachineFunction();
7981   SDValue Chain     = Op.getOperand(0);
7982   SDValue Offset    = Op.getOperand(1);
7983   SDValue Handler   = Op.getOperand(2);
7984   DebugLoc dl       = Op.getDebugLoc();
7985
7986   SDValue Frame = DAG.getCopyFromReg(DAG.getEntryNode(), dl,
7987                                      Subtarget->is64Bit() ? X86::RBP : X86::EBP,
7988                                      getPointerTy());
7989   unsigned StoreAddrReg = (Subtarget->is64Bit() ? X86::RCX : X86::ECX);
7990
7991   SDValue StoreAddr = DAG.getNode(ISD::ADD, dl, getPointerTy(), Frame,
7992                                   DAG.getIntPtrConstant(TD->getPointerSize()));
7993   StoreAddr = DAG.getNode(ISD::ADD, dl, getPointerTy(), StoreAddr, Offset);
7994   Chain = DAG.getStore(Chain, dl, Handler, StoreAddr, MachinePointerInfo(),
7995                        false, false, 0);
7996   Chain = DAG.getCopyToReg(Chain, dl, StoreAddrReg, StoreAddr);
7997   MF.getRegInfo().addLiveOut(StoreAddrReg);
7998
7999   return DAG.getNode(X86ISD::EH_RETURN, dl,
8000                      MVT::Other,
8001                      Chain, DAG.getRegister(StoreAddrReg, getPointerTy()));
8002 }
8003
8004 SDValue X86TargetLowering::LowerTRAMPOLINE(SDValue Op,
8005                                              SelectionDAG &DAG) const {
8006   SDValue Root = Op.getOperand(0);
8007   SDValue Trmp = Op.getOperand(1); // trampoline
8008   SDValue FPtr = Op.getOperand(2); // nested function
8009   SDValue Nest = Op.getOperand(3); // 'nest' parameter value
8010   DebugLoc dl  = Op.getDebugLoc();
8011
8012   const Value *TrmpAddr = cast<SrcValueSDNode>(Op.getOperand(4))->getValue();
8013
8014   if (Subtarget->is64Bit()) {
8015     SDValue OutChains[6];
8016
8017     // Large code-model.
8018     const unsigned char JMP64r  = 0xFF; // 64-bit jmp through register opcode.
8019     const unsigned char MOV64ri = 0xB8; // X86::MOV64ri opcode.
8020
8021     const unsigned char N86R10 = RegInfo->getX86RegNum(X86::R10);
8022     const unsigned char N86R11 = RegInfo->getX86RegNum(X86::R11);
8023
8024     const unsigned char REX_WB = 0x40 | 0x08 | 0x01; // REX prefix
8025
8026     // Load the pointer to the nested function into R11.
8027     unsigned OpCode = ((MOV64ri | N86R11) << 8) | REX_WB; // movabsq r11
8028     SDValue Addr = Trmp;
8029     OutChains[0] = DAG.getStore(Root, dl, DAG.getConstant(OpCode, MVT::i16),
8030                                 Addr, MachinePointerInfo(TrmpAddr),
8031                                 false, false, 0);
8032
8033     Addr = DAG.getNode(ISD::ADD, dl, MVT::i64, Trmp,
8034                        DAG.getConstant(2, MVT::i64));
8035     OutChains[1] = DAG.getStore(Root, dl, FPtr, Addr,
8036                                 MachinePointerInfo(TrmpAddr, 2),
8037                                 false, false, 2);
8038
8039     // Load the 'nest' parameter value into R10.
8040     // R10 is specified in X86CallingConv.td
8041     OpCode = ((MOV64ri | N86R10) << 8) | REX_WB; // movabsq r10
8042     Addr = DAG.getNode(ISD::ADD, dl, MVT::i64, Trmp,
8043                        DAG.getConstant(10, MVT::i64));
8044     OutChains[2] = DAG.getStore(Root, dl, DAG.getConstant(OpCode, MVT::i16),
8045                                 Addr, MachinePointerInfo(TrmpAddr, 10),
8046                                 false, false, 0);
8047
8048     Addr = DAG.getNode(ISD::ADD, dl, MVT::i64, Trmp,
8049                        DAG.getConstant(12, MVT::i64));
8050     OutChains[3] = DAG.getStore(Root, dl, Nest, Addr,
8051                                 MachinePointerInfo(TrmpAddr, 12),
8052                                 false, false, 2);
8053
8054     // Jump to the nested function.
8055     OpCode = (JMP64r << 8) | REX_WB; // jmpq *...
8056     Addr = DAG.getNode(ISD::ADD, dl, MVT::i64, Trmp,
8057                        DAG.getConstant(20, MVT::i64));
8058     OutChains[4] = DAG.getStore(Root, dl, DAG.getConstant(OpCode, MVT::i16),
8059                                 Addr, MachinePointerInfo(TrmpAddr, 20),
8060                                 false, false, 0);
8061
8062     unsigned char ModRM = N86R11 | (4 << 3) | (3 << 6); // ...r11
8063     Addr = DAG.getNode(ISD::ADD, dl, MVT::i64, Trmp,
8064                        DAG.getConstant(22, MVT::i64));
8065     OutChains[5] = DAG.getStore(Root, dl, DAG.getConstant(ModRM, MVT::i8), Addr,
8066                                 MachinePointerInfo(TrmpAddr, 22),
8067                                 false, false, 0);
8068
8069     SDValue Ops[] =
8070       { Trmp, DAG.getNode(ISD::TokenFactor, dl, MVT::Other, OutChains, 6) };
8071     return DAG.getMergeValues(Ops, 2, dl);
8072   } else {
8073     const Function *Func =
8074       cast<Function>(cast<SrcValueSDNode>(Op.getOperand(5))->getValue());
8075     CallingConv::ID CC = Func->getCallingConv();
8076     unsigned NestReg;
8077
8078     switch (CC) {
8079     default:
8080       llvm_unreachable("Unsupported calling convention");
8081     case CallingConv::C:
8082     case CallingConv::X86_StdCall: {
8083       // Pass 'nest' parameter in ECX.
8084       // Must be kept in sync with X86CallingConv.td
8085       NestReg = X86::ECX;
8086
8087       // Check that ECX wasn't needed by an 'inreg' parameter.
8088       const FunctionType *FTy = Func->getFunctionType();
8089       const AttrListPtr &Attrs = Func->getAttributes();
8090
8091       if (!Attrs.isEmpty() && !Func->isVarArg()) {
8092         unsigned InRegCount = 0;
8093         unsigned Idx = 1;
8094
8095         for (FunctionType::param_iterator I = FTy->param_begin(),
8096              E = FTy->param_end(); I != E; ++I, ++Idx)
8097           if (Attrs.paramHasAttr(Idx, Attribute::InReg))
8098             // FIXME: should only count parameters that are lowered to integers.
8099             InRegCount += (TD->getTypeSizeInBits(*I) + 31) / 32;
8100
8101         if (InRegCount > 2) {
8102           report_fatal_error("Nest register in use - reduce number of inreg"
8103                              " parameters!");
8104         }
8105       }
8106       break;
8107     }
8108     case CallingConv::X86_FastCall:
8109     case CallingConv::X86_ThisCall:
8110     case CallingConv::Fast:
8111       // Pass 'nest' parameter in EAX.
8112       // Must be kept in sync with X86CallingConv.td
8113       NestReg = X86::EAX;
8114       break;
8115     }
8116
8117     SDValue OutChains[4];
8118     SDValue Addr, Disp;
8119
8120     Addr = DAG.getNode(ISD::ADD, dl, MVT::i32, Trmp,
8121                        DAG.getConstant(10, MVT::i32));
8122     Disp = DAG.getNode(ISD::SUB, dl, MVT::i32, FPtr, Addr);
8123
8124     // This is storing the opcode for MOV32ri.
8125     const unsigned char MOV32ri = 0xB8; // X86::MOV32ri's opcode byte.
8126     const unsigned char N86Reg = RegInfo->getX86RegNum(NestReg);
8127     OutChains[0] = DAG.getStore(Root, dl,
8128                                 DAG.getConstant(MOV32ri|N86Reg, MVT::i8),
8129                                 Trmp, MachinePointerInfo(TrmpAddr),
8130                                 false, false, 0);
8131
8132     Addr = DAG.getNode(ISD::ADD, dl, MVT::i32, Trmp,
8133                        DAG.getConstant(1, MVT::i32));
8134     OutChains[1] = DAG.getStore(Root, dl, Nest, Addr,
8135                                 MachinePointerInfo(TrmpAddr, 1),
8136                                 false, false, 1);
8137
8138     const unsigned char JMP = 0xE9; // jmp <32bit dst> opcode.
8139     Addr = DAG.getNode(ISD::ADD, dl, MVT::i32, Trmp,
8140                        DAG.getConstant(5, MVT::i32));
8141     OutChains[2] = DAG.getStore(Root, dl, DAG.getConstant(JMP, MVT::i8), Addr,
8142                                 MachinePointerInfo(TrmpAddr, 5),
8143                                 false, false, 1);
8144
8145     Addr = DAG.getNode(ISD::ADD, dl, MVT::i32, Trmp,
8146                        DAG.getConstant(6, MVT::i32));
8147     OutChains[3] = DAG.getStore(Root, dl, Disp, Addr,
8148                                 MachinePointerInfo(TrmpAddr, 6),
8149                                 false, false, 1);
8150
8151     SDValue Ops[] =
8152       { Trmp, DAG.getNode(ISD::TokenFactor, dl, MVT::Other, OutChains, 4) };
8153     return DAG.getMergeValues(Ops, 2, dl);
8154   }
8155 }
8156
8157 SDValue X86TargetLowering::LowerFLT_ROUNDS_(SDValue Op,
8158                                             SelectionDAG &DAG) const {
8159   /*
8160    The rounding mode is in bits 11:10 of FPSR, and has the following
8161    settings:
8162      00 Round to nearest
8163      01 Round to -inf
8164      10 Round to +inf
8165      11 Round to 0
8166
8167   FLT_ROUNDS, on the other hand, expects the following:
8168     -1 Undefined
8169      0 Round to 0
8170      1 Round to nearest
8171      2 Round to +inf
8172      3 Round to -inf
8173
8174   To perform the conversion, we do:
8175     (((((FPSR & 0x800) >> 11) | ((FPSR & 0x400) >> 9)) + 1) & 3)
8176   */
8177
8178   MachineFunction &MF = DAG.getMachineFunction();
8179   const TargetMachine &TM = MF.getTarget();
8180   const TargetFrameInfo &TFI = *TM.getFrameInfo();
8181   unsigned StackAlignment = TFI.getStackAlignment();
8182   EVT VT = Op.getValueType();
8183   DebugLoc DL = Op.getDebugLoc();
8184
8185   // Save FP Control Word to stack slot
8186   int SSFI = MF.getFrameInfo()->CreateStackObject(2, StackAlignment, false);
8187   SDValue StackSlot = DAG.getFrameIndex(SSFI, getPointerTy());
8188
8189
8190   MachineMemOperand *MMO =
8191    MF.getMachineMemOperand(MachinePointerInfo::getFixedStack(SSFI),
8192                            MachineMemOperand::MOStore, 2, 2);
8193
8194   SDValue Ops[] = { DAG.getEntryNode(), StackSlot };
8195   SDValue Chain = DAG.getMemIntrinsicNode(X86ISD::FNSTCW16m, DL,
8196                                           DAG.getVTList(MVT::Other),
8197                                           Ops, 2, MVT::i16, MMO);
8198
8199   // Load FP Control Word from stack slot
8200   SDValue CWD = DAG.getLoad(MVT::i16, DL, Chain, StackSlot,
8201                             MachinePointerInfo(), false, false, 0);
8202
8203   // Transform as necessary
8204   SDValue CWD1 =
8205     DAG.getNode(ISD::SRL, DL, MVT::i16,
8206                 DAG.getNode(ISD::AND, DL, MVT::i16,
8207                             CWD, DAG.getConstant(0x800, MVT::i16)),
8208                 DAG.getConstant(11, MVT::i8));
8209   SDValue CWD2 =
8210     DAG.getNode(ISD::SRL, DL, MVT::i16,
8211                 DAG.getNode(ISD::AND, DL, MVT::i16,
8212                             CWD, DAG.getConstant(0x400, MVT::i16)),
8213                 DAG.getConstant(9, MVT::i8));
8214
8215   SDValue RetVal =
8216     DAG.getNode(ISD::AND, DL, MVT::i16,
8217                 DAG.getNode(ISD::ADD, DL, MVT::i16,
8218                             DAG.getNode(ISD::OR, DL, MVT::i16, CWD1, CWD2),
8219                             DAG.getConstant(1, MVT::i16)),
8220                 DAG.getConstant(3, MVT::i16));
8221
8222
8223   return DAG.getNode((VT.getSizeInBits() < 16 ?
8224                       ISD::TRUNCATE : ISD::ZERO_EXTEND), DL, VT, RetVal);
8225 }
8226
8227 SDValue X86TargetLowering::LowerCTLZ(SDValue Op, SelectionDAG &DAG) const {
8228   EVT VT = Op.getValueType();
8229   EVT OpVT = VT;
8230   unsigned NumBits = VT.getSizeInBits();
8231   DebugLoc dl = Op.getDebugLoc();
8232
8233   Op = Op.getOperand(0);
8234   if (VT == MVT::i8) {
8235     // Zero extend to i32 since there is not an i8 bsr.
8236     OpVT = MVT::i32;
8237     Op = DAG.getNode(ISD::ZERO_EXTEND, dl, OpVT, Op);
8238   }
8239
8240   // Issue a bsr (scan bits in reverse) which also sets EFLAGS.
8241   SDVTList VTs = DAG.getVTList(OpVT, MVT::i32);
8242   Op = DAG.getNode(X86ISD::BSR, dl, VTs, Op);
8243
8244   // If src is zero (i.e. bsr sets ZF), returns NumBits.
8245   SDValue Ops[] = {
8246     Op,
8247     DAG.getConstant(NumBits+NumBits-1, OpVT),
8248     DAG.getConstant(X86::COND_E, MVT::i8),
8249     Op.getValue(1)
8250   };
8251   Op = DAG.getNode(X86ISD::CMOV, dl, OpVT, Ops, array_lengthof(Ops));
8252
8253   // Finally xor with NumBits-1.
8254   Op = DAG.getNode(ISD::XOR, dl, OpVT, Op, DAG.getConstant(NumBits-1, OpVT));
8255
8256   if (VT == MVT::i8)
8257     Op = DAG.getNode(ISD::TRUNCATE, dl, MVT::i8, Op);
8258   return Op;
8259 }
8260
8261 SDValue X86TargetLowering::LowerCTTZ(SDValue Op, SelectionDAG &DAG) const {
8262   EVT VT = Op.getValueType();
8263   EVT OpVT = VT;
8264   unsigned NumBits = VT.getSizeInBits();
8265   DebugLoc dl = Op.getDebugLoc();
8266
8267   Op = Op.getOperand(0);
8268   if (VT == MVT::i8) {
8269     OpVT = MVT::i32;
8270     Op = DAG.getNode(ISD::ZERO_EXTEND, dl, OpVT, Op);
8271   }
8272
8273   // Issue a bsf (scan bits forward) which also sets EFLAGS.
8274   SDVTList VTs = DAG.getVTList(OpVT, MVT::i32);
8275   Op = DAG.getNode(X86ISD::BSF, dl, VTs, Op);
8276
8277   // If src is zero (i.e. bsf sets ZF), returns NumBits.
8278   SDValue Ops[] = {
8279     Op,
8280     DAG.getConstant(NumBits, OpVT),
8281     DAG.getConstant(X86::COND_E, MVT::i8),
8282     Op.getValue(1)
8283   };
8284   Op = DAG.getNode(X86ISD::CMOV, dl, OpVT, Ops, array_lengthof(Ops));
8285
8286   if (VT == MVT::i8)
8287     Op = DAG.getNode(ISD::TRUNCATE, dl, MVT::i8, Op);
8288   return Op;
8289 }
8290
8291 SDValue X86TargetLowering::LowerMUL_V2I64(SDValue Op, SelectionDAG &DAG) const {
8292   EVT VT = Op.getValueType();
8293   assert(VT == MVT::v2i64 && "Only know how to lower V2I64 multiply");
8294   DebugLoc dl = Op.getDebugLoc();
8295
8296   //  ulong2 Ahi = __builtin_ia32_psrlqi128( a, 32);
8297   //  ulong2 Bhi = __builtin_ia32_psrlqi128( b, 32);
8298   //  ulong2 AloBlo = __builtin_ia32_pmuludq128( a, b );
8299   //  ulong2 AloBhi = __builtin_ia32_pmuludq128( a, Bhi );
8300   //  ulong2 AhiBlo = __builtin_ia32_pmuludq128( Ahi, b );
8301   //
8302   //  AloBhi = __builtin_ia32_psllqi128( AloBhi, 32 );
8303   //  AhiBlo = __builtin_ia32_psllqi128( AhiBlo, 32 );
8304   //  return AloBlo + AloBhi + AhiBlo;
8305
8306   SDValue A = Op.getOperand(0);
8307   SDValue B = Op.getOperand(1);
8308
8309   SDValue Ahi = DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, VT,
8310                        DAG.getConstant(Intrinsic::x86_sse2_psrli_q, MVT::i32),
8311                        A, DAG.getConstant(32, MVT::i32));
8312   SDValue Bhi = DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, VT,
8313                        DAG.getConstant(Intrinsic::x86_sse2_psrli_q, MVT::i32),
8314                        B, DAG.getConstant(32, MVT::i32));
8315   SDValue AloBlo = DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, VT,
8316                        DAG.getConstant(Intrinsic::x86_sse2_pmulu_dq, MVT::i32),
8317                        A, B);
8318   SDValue AloBhi = DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, VT,
8319                        DAG.getConstant(Intrinsic::x86_sse2_pmulu_dq, MVT::i32),
8320                        A, Bhi);
8321   SDValue AhiBlo = DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, VT,
8322                        DAG.getConstant(Intrinsic::x86_sse2_pmulu_dq, MVT::i32),
8323                        Ahi, B);
8324   AloBhi = DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, VT,
8325                        DAG.getConstant(Intrinsic::x86_sse2_pslli_q, MVT::i32),
8326                        AloBhi, DAG.getConstant(32, MVT::i32));
8327   AhiBlo = DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, VT,
8328                        DAG.getConstant(Intrinsic::x86_sse2_pslli_q, MVT::i32),
8329                        AhiBlo, DAG.getConstant(32, MVT::i32));
8330   SDValue Res = DAG.getNode(ISD::ADD, dl, VT, AloBlo, AloBhi);
8331   Res = DAG.getNode(ISD::ADD, dl, VT, Res, AhiBlo);
8332   return Res;
8333 }
8334
8335 SDValue X86TargetLowering::LowerSHL(SDValue Op, SelectionDAG &DAG) const {
8336   EVT VT = Op.getValueType();
8337   DebugLoc dl = Op.getDebugLoc();
8338   SDValue R = Op.getOperand(0);
8339
8340   LLVMContext *Context = DAG.getContext();
8341
8342   assert(Subtarget->hasSSE41() && "Cannot lower SHL without SSE4.1 or later");
8343
8344   if (VT == MVT::v4i32) {
8345     Op = DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, VT,
8346                      DAG.getConstant(Intrinsic::x86_sse2_pslli_d, MVT::i32),
8347                      Op.getOperand(1), DAG.getConstant(23, MVT::i32));
8348
8349     ConstantInt *CI = ConstantInt::get(*Context, APInt(32, 0x3f800000U));
8350
8351     std::vector<Constant*> CV(4, CI);
8352     Constant *C = ConstantVector::get(CV);
8353     SDValue CPIdx = DAG.getConstantPool(C, getPointerTy(), 16);
8354     SDValue Addend = DAG.getLoad(VT, dl, DAG.getEntryNode(), CPIdx,
8355                                  MachinePointerInfo::getConstantPool(),
8356                                  false, false, 16);
8357
8358     Op = DAG.getNode(ISD::ADD, dl, VT, Op, Addend);
8359     Op = DAG.getNode(ISD::BITCAST, dl, MVT::v4f32, Op);
8360     Op = DAG.getNode(ISD::FP_TO_SINT, dl, VT, Op);
8361     return DAG.getNode(ISD::MUL, dl, VT, Op, R);
8362   }
8363   if (VT == MVT::v16i8) {
8364     // a = a << 5;
8365     Op = DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, VT,
8366                      DAG.getConstant(Intrinsic::x86_sse2_pslli_w, MVT::i32),
8367                      Op.getOperand(1), DAG.getConstant(5, MVT::i32));
8368
8369     ConstantInt *CM1 = ConstantInt::get(*Context, APInt(8, 15));
8370     ConstantInt *CM2 = ConstantInt::get(*Context, APInt(8, 63));
8371
8372     std::vector<Constant*> CVM1(16, CM1);
8373     std::vector<Constant*> CVM2(16, CM2);
8374     Constant *C = ConstantVector::get(CVM1);
8375     SDValue CPIdx = DAG.getConstantPool(C, getPointerTy(), 16);
8376     SDValue M = DAG.getLoad(VT, dl, DAG.getEntryNode(), CPIdx,
8377                             MachinePointerInfo::getConstantPool(),
8378                             false, false, 16);
8379
8380     // r = pblendv(r, psllw(r & (char16)15, 4), a);
8381     M = DAG.getNode(ISD::AND, dl, VT, R, M);
8382     M = DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, VT,
8383                     DAG.getConstant(Intrinsic::x86_sse2_pslli_w, MVT::i32), M,
8384                     DAG.getConstant(4, MVT::i32));
8385     R = DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, VT,
8386                     DAG.getConstant(Intrinsic::x86_sse41_pblendvb, MVT::i32),
8387                     R, M, Op);
8388     // a += a
8389     Op = DAG.getNode(ISD::ADD, dl, VT, Op, Op);
8390
8391     C = ConstantVector::get(CVM2);
8392     CPIdx = DAG.getConstantPool(C, getPointerTy(), 16);
8393     M = DAG.getLoad(VT, dl, DAG.getEntryNode(), CPIdx,
8394                     MachinePointerInfo::getConstantPool(),
8395                     false, false, 16);
8396
8397     // r = pblendv(r, psllw(r & (char16)63, 2), a);
8398     M = DAG.getNode(ISD::AND, dl, VT, R, M);
8399     M = DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, VT,
8400                     DAG.getConstant(Intrinsic::x86_sse2_pslli_w, MVT::i32), M,
8401                     DAG.getConstant(2, MVT::i32));
8402     R = DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, VT,
8403                     DAG.getConstant(Intrinsic::x86_sse41_pblendvb, MVT::i32),
8404                     R, M, Op);
8405     // a += a
8406     Op = DAG.getNode(ISD::ADD, dl, VT, Op, Op);
8407
8408     // return pblendv(r, r+r, a);
8409     R = DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, VT,
8410                     DAG.getConstant(Intrinsic::x86_sse41_pblendvb, MVT::i32),
8411                     R, DAG.getNode(ISD::ADD, dl, VT, R, R), Op);
8412     return R;
8413   }
8414   return SDValue();
8415 }
8416
8417 SDValue X86TargetLowering::LowerXALUO(SDValue Op, SelectionDAG &DAG) const {
8418   // Lower the "add/sub/mul with overflow" instruction into a regular ins plus
8419   // a "setcc" instruction that checks the overflow flag. The "brcond" lowering
8420   // looks for this combo and may remove the "setcc" instruction if the "setcc"
8421   // has only one use.
8422   SDNode *N = Op.getNode();
8423   SDValue LHS = N->getOperand(0);
8424   SDValue RHS = N->getOperand(1);
8425   unsigned BaseOp = 0;
8426   unsigned Cond = 0;
8427   DebugLoc dl = Op.getDebugLoc();
8428
8429   switch (Op.getOpcode()) {
8430   default: llvm_unreachable("Unknown ovf instruction!");
8431   case ISD::SADDO:
8432     // A subtract of one will be selected as a INC. Note that INC doesn't
8433     // set CF, so we can't do this for UADDO.
8434     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op))
8435       if (C->getAPIntValue() == 1) {
8436         BaseOp = X86ISD::INC;
8437         Cond = X86::COND_O;
8438         break;
8439       }
8440     BaseOp = X86ISD::ADD;
8441     Cond = X86::COND_O;
8442     break;
8443   case ISD::UADDO:
8444     BaseOp = X86ISD::ADD;
8445     Cond = X86::COND_B;
8446     break;
8447   case ISD::SSUBO:
8448     // A subtract of one will be selected as a DEC. Note that DEC doesn't
8449     // set CF, so we can't do this for USUBO.
8450     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op))
8451       if (C->getAPIntValue() == 1) {
8452         BaseOp = X86ISD::DEC;
8453         Cond = X86::COND_O;
8454         break;
8455       }
8456     BaseOp = X86ISD::SUB;
8457     Cond = X86::COND_O;
8458     break;
8459   case ISD::USUBO:
8460     BaseOp = X86ISD::SUB;
8461     Cond = X86::COND_B;
8462     break;
8463   case ISD::SMULO:
8464     BaseOp = X86ISD::SMUL;
8465     Cond = X86::COND_O;
8466     break;
8467   case ISD::UMULO:
8468     BaseOp = X86ISD::UMUL;
8469     Cond = X86::COND_B;
8470     break;
8471   }
8472
8473   // Also sets EFLAGS.
8474   SDVTList VTs = DAG.getVTList(N->getValueType(0), MVT::i32);
8475   SDValue Sum = DAG.getNode(BaseOp, dl, VTs, LHS, RHS);
8476
8477   SDValue SetCC =
8478     DAG.getNode(X86ISD::SETCC, dl, N->getValueType(1),
8479                 DAG.getConstant(Cond, MVT::i32), SDValue(Sum.getNode(), 1));
8480
8481   DAG.ReplaceAllUsesOfValueWith(SDValue(N, 1), SetCC);
8482   return Sum;
8483 }
8484
8485 SDValue X86TargetLowering::LowerMEMBARRIER(SDValue Op, SelectionDAG &DAG) const{
8486   DebugLoc dl = Op.getDebugLoc();
8487
8488   if (!Subtarget->hasSSE2()) {
8489     SDValue Chain = Op.getOperand(0);
8490     SDValue Zero = DAG.getConstant(0,
8491                                    Subtarget->is64Bit() ? MVT::i64 : MVT::i32);
8492     SDValue Ops[] = {
8493       DAG.getRegister(X86::ESP, MVT::i32), // Base
8494       DAG.getTargetConstant(1, MVT::i8),   // Scale
8495       DAG.getRegister(0, MVT::i32),        // Index
8496       DAG.getTargetConstant(0, MVT::i32),  // Disp
8497       DAG.getRegister(0, MVT::i32),        // Segment.
8498       Zero,
8499       Chain
8500     };
8501     SDNode *Res =
8502       DAG.getMachineNode(X86::OR32mrLocked, dl, MVT::Other, Ops,
8503                           array_lengthof(Ops));
8504     return SDValue(Res, 0);
8505   }
8506
8507   unsigned isDev = cast<ConstantSDNode>(Op.getOperand(5))->getZExtValue();
8508   if (!isDev)
8509     return DAG.getNode(X86ISD::MEMBARRIER, dl, MVT::Other, Op.getOperand(0));
8510
8511   unsigned Op1 = cast<ConstantSDNode>(Op.getOperand(1))->getZExtValue();
8512   unsigned Op2 = cast<ConstantSDNode>(Op.getOperand(2))->getZExtValue();
8513   unsigned Op3 = cast<ConstantSDNode>(Op.getOperand(3))->getZExtValue();
8514   unsigned Op4 = cast<ConstantSDNode>(Op.getOperand(4))->getZExtValue();
8515
8516   // def : Pat<(membarrier (i8 0), (i8 0), (i8 0), (i8 1), (i8 1)), (SFENCE)>;
8517   if (!Op1 && !Op2 && !Op3 && Op4)
8518     return DAG.getNode(X86ISD::SFENCE, dl, MVT::Other, Op.getOperand(0));
8519
8520   // def : Pat<(membarrier (i8 1), (i8 0), (i8 0), (i8 0), (i8 1)), (LFENCE)>;
8521   if (Op1 && !Op2 && !Op3 && !Op4)
8522     return DAG.getNode(X86ISD::LFENCE, dl, MVT::Other, Op.getOperand(0));
8523
8524   // def : Pat<(membarrier (i8 imm), (i8 imm), (i8 imm), (i8 imm), (i8 1)),
8525   //           (MFENCE)>;
8526   return DAG.getNode(X86ISD::MFENCE, dl, MVT::Other, Op.getOperand(0));
8527 }
8528
8529 SDValue X86TargetLowering::LowerCMP_SWAP(SDValue Op, SelectionDAG &DAG) const {
8530   EVT T = Op.getValueType();
8531   DebugLoc DL = Op.getDebugLoc();
8532   unsigned Reg = 0;
8533   unsigned size = 0;
8534   switch(T.getSimpleVT().SimpleTy) {
8535   default:
8536     assert(false && "Invalid value type!");
8537   case MVT::i8:  Reg = X86::AL;  size = 1; break;
8538   case MVT::i16: Reg = X86::AX;  size = 2; break;
8539   case MVT::i32: Reg = X86::EAX; size = 4; break;
8540   case MVT::i64:
8541     assert(Subtarget->is64Bit() && "Node not type legal!");
8542     Reg = X86::RAX; size = 8;
8543     break;
8544   }
8545   SDValue cpIn = DAG.getCopyToReg(Op.getOperand(0), DL, Reg,
8546                                     Op.getOperand(2), SDValue());
8547   SDValue Ops[] = { cpIn.getValue(0),
8548                     Op.getOperand(1),
8549                     Op.getOperand(3),
8550                     DAG.getTargetConstant(size, MVT::i8),
8551                     cpIn.getValue(1) };
8552   SDVTList Tys = DAG.getVTList(MVT::Other, MVT::Flag);
8553   MachineMemOperand *MMO = cast<AtomicSDNode>(Op)->getMemOperand();
8554   SDValue Result = DAG.getMemIntrinsicNode(X86ISD::LCMPXCHG_DAG, DL, Tys,
8555                                            Ops, 5, T, MMO);
8556   SDValue cpOut =
8557     DAG.getCopyFromReg(Result.getValue(0), DL, Reg, T, Result.getValue(1));
8558   return cpOut;
8559 }
8560
8561 SDValue X86TargetLowering::LowerREADCYCLECOUNTER(SDValue Op,
8562                                                  SelectionDAG &DAG) const {
8563   assert(Subtarget->is64Bit() && "Result not type legalized?");
8564   SDVTList Tys = DAG.getVTList(MVT::Other, MVT::Flag);
8565   SDValue TheChain = Op.getOperand(0);
8566   DebugLoc dl = Op.getDebugLoc();
8567   SDValue rd = DAG.getNode(X86ISD::RDTSC_DAG, dl, Tys, &TheChain, 1);
8568   SDValue rax = DAG.getCopyFromReg(rd, dl, X86::RAX, MVT::i64, rd.getValue(1));
8569   SDValue rdx = DAG.getCopyFromReg(rax.getValue(1), dl, X86::RDX, MVT::i64,
8570                                    rax.getValue(2));
8571   SDValue Tmp = DAG.getNode(ISD::SHL, dl, MVT::i64, rdx,
8572                             DAG.getConstant(32, MVT::i8));
8573   SDValue Ops[] = {
8574     DAG.getNode(ISD::OR, dl, MVT::i64, rax, Tmp),
8575     rdx.getValue(1)
8576   };
8577   return DAG.getMergeValues(Ops, 2, dl);
8578 }
8579
8580 SDValue X86TargetLowering::LowerBITCAST(SDValue Op,
8581                                             SelectionDAG &DAG) const {
8582   EVT SrcVT = Op.getOperand(0).getValueType();
8583   EVT DstVT = Op.getValueType();
8584   assert((Subtarget->is64Bit() && !Subtarget->hasSSE2() &&
8585           Subtarget->hasMMX() && !DisableMMX) &&
8586          "Unexpected custom BITCAST");
8587   assert((DstVT == MVT::i64 ||
8588           (DstVT.isVector() && DstVT.getSizeInBits()==64)) &&
8589          "Unexpected custom BITCAST");
8590   // i64 <=> MMX conversions are Legal.
8591   if (SrcVT==MVT::i64 && DstVT.isVector())
8592     return Op;
8593   if (DstVT==MVT::i64 && SrcVT.isVector())
8594     return Op;
8595   // MMX <=> MMX conversions are Legal.
8596   if (SrcVT.isVector() && DstVT.isVector())
8597     return Op;
8598   // All other conversions need to be expanded.
8599   return SDValue();
8600 }
8601 SDValue X86TargetLowering::LowerLOAD_SUB(SDValue Op, SelectionDAG &DAG) const {
8602   SDNode *Node = Op.getNode();
8603   DebugLoc dl = Node->getDebugLoc();
8604   EVT T = Node->getValueType(0);
8605   SDValue negOp = DAG.getNode(ISD::SUB, dl, T,
8606                               DAG.getConstant(0, T), Node->getOperand(2));
8607   return DAG.getAtomic(ISD::ATOMIC_LOAD_ADD, dl,
8608                        cast<AtomicSDNode>(Node)->getMemoryVT(),
8609                        Node->getOperand(0),
8610                        Node->getOperand(1), negOp,
8611                        cast<AtomicSDNode>(Node)->getSrcValue(),
8612                        cast<AtomicSDNode>(Node)->getAlignment());
8613 }
8614
8615 /// LowerOperation - Provide custom lowering hooks for some operations.
8616 ///
8617 SDValue X86TargetLowering::LowerOperation(SDValue Op, SelectionDAG &DAG) const {
8618   switch (Op.getOpcode()) {
8619   default: llvm_unreachable("Should not custom lower this!");
8620   case ISD::MEMBARRIER:         return LowerMEMBARRIER(Op,DAG);
8621   case ISD::ATOMIC_CMP_SWAP:    return LowerCMP_SWAP(Op,DAG);
8622   case ISD::ATOMIC_LOAD_SUB:    return LowerLOAD_SUB(Op,DAG);
8623   case ISD::BUILD_VECTOR:       return LowerBUILD_VECTOR(Op, DAG);
8624   case ISD::CONCAT_VECTORS:     return LowerCONCAT_VECTORS(Op, DAG);
8625   case ISD::VECTOR_SHUFFLE:     return LowerVECTOR_SHUFFLE(Op, DAG);
8626   case ISD::EXTRACT_VECTOR_ELT: return LowerEXTRACT_VECTOR_ELT(Op, DAG);
8627   case ISD::INSERT_VECTOR_ELT:  return LowerINSERT_VECTOR_ELT(Op, DAG);
8628   case ISD::SCALAR_TO_VECTOR:   return LowerSCALAR_TO_VECTOR(Op, DAG);
8629   case ISD::ConstantPool:       return LowerConstantPool(Op, DAG);
8630   case ISD::GlobalAddress:      return LowerGlobalAddress(Op, DAG);
8631   case ISD::GlobalTLSAddress:   return LowerGlobalTLSAddress(Op, DAG);
8632   case ISD::ExternalSymbol:     return LowerExternalSymbol(Op, DAG);
8633   case ISD::BlockAddress:       return LowerBlockAddress(Op, DAG);
8634   case ISD::SHL_PARTS:
8635   case ISD::SRA_PARTS:
8636   case ISD::SRL_PARTS:          return LowerShift(Op, DAG);
8637   case ISD::SINT_TO_FP:         return LowerSINT_TO_FP(Op, DAG);
8638   case ISD::UINT_TO_FP:         return LowerUINT_TO_FP(Op, DAG);
8639   case ISD::FP_TO_SINT:         return LowerFP_TO_SINT(Op, DAG);
8640   case ISD::FP_TO_UINT:         return LowerFP_TO_UINT(Op, DAG);
8641   case ISD::FABS:               return LowerFABS(Op, DAG);
8642   case ISD::FNEG:               return LowerFNEG(Op, DAG);
8643   case ISD::FCOPYSIGN:          return LowerFCOPYSIGN(Op, DAG);
8644   case ISD::SETCC:              return LowerSETCC(Op, DAG);
8645   case ISD::VSETCC:             return LowerVSETCC(Op, DAG);
8646   case ISD::SELECT:             return LowerSELECT(Op, DAG);
8647   case ISD::BRCOND:             return LowerBRCOND(Op, DAG);
8648   case ISD::JumpTable:          return LowerJumpTable(Op, DAG);
8649   case ISD::VASTART:            return LowerVASTART(Op, DAG);
8650   case ISD::VAARG:              return LowerVAARG(Op, DAG);
8651   case ISD::VACOPY:             return LowerVACOPY(Op, DAG);
8652   case ISD::INTRINSIC_WO_CHAIN: return LowerINTRINSIC_WO_CHAIN(Op, DAG);
8653   case ISD::RETURNADDR:         return LowerRETURNADDR(Op, DAG);
8654   case ISD::FRAMEADDR:          return LowerFRAMEADDR(Op, DAG);
8655   case ISD::FRAME_TO_ARGS_OFFSET:
8656                                 return LowerFRAME_TO_ARGS_OFFSET(Op, DAG);
8657   case ISD::DYNAMIC_STACKALLOC: return LowerDYNAMIC_STACKALLOC(Op, DAG);
8658   case ISD::EH_RETURN:          return LowerEH_RETURN(Op, DAG);
8659   case ISD::TRAMPOLINE:         return LowerTRAMPOLINE(Op, DAG);
8660   case ISD::FLT_ROUNDS_:        return LowerFLT_ROUNDS_(Op, DAG);
8661   case ISD::CTLZ:               return LowerCTLZ(Op, DAG);
8662   case ISD::CTTZ:               return LowerCTTZ(Op, DAG);
8663   case ISD::MUL:                return LowerMUL_V2I64(Op, DAG);
8664   case ISD::SHL:                return LowerSHL(Op, DAG);
8665   case ISD::SADDO:
8666   case ISD::UADDO:
8667   case ISD::SSUBO:
8668   case ISD::USUBO:
8669   case ISD::SMULO:
8670   case ISD::UMULO:              return LowerXALUO(Op, DAG);
8671   case ISD::READCYCLECOUNTER:   return LowerREADCYCLECOUNTER(Op, DAG);
8672   case ISD::BITCAST:            return LowerBITCAST(Op, DAG);
8673   }
8674 }
8675
8676 void X86TargetLowering::
8677 ReplaceATOMIC_BINARY_64(SDNode *Node, SmallVectorImpl<SDValue>&Results,
8678                         SelectionDAG &DAG, unsigned NewOp) const {
8679   EVT T = Node->getValueType(0);
8680   DebugLoc dl = Node->getDebugLoc();
8681   assert (T == MVT::i64 && "Only know how to expand i64 atomics");
8682
8683   SDValue Chain = Node->getOperand(0);
8684   SDValue In1 = Node->getOperand(1);
8685   SDValue In2L = DAG.getNode(ISD::EXTRACT_ELEMENT, dl, MVT::i32,
8686                              Node->getOperand(2), DAG.getIntPtrConstant(0));
8687   SDValue In2H = DAG.getNode(ISD::EXTRACT_ELEMENT, dl, MVT::i32,
8688                              Node->getOperand(2), DAG.getIntPtrConstant(1));
8689   SDValue Ops[] = { Chain, In1, In2L, In2H };
8690   SDVTList Tys = DAG.getVTList(MVT::i32, MVT::i32, MVT::Other);
8691   SDValue Result =
8692     DAG.getMemIntrinsicNode(NewOp, dl, Tys, Ops, 4, MVT::i64,
8693                             cast<MemSDNode>(Node)->getMemOperand());
8694   SDValue OpsF[] = { Result.getValue(0), Result.getValue(1)};
8695   Results.push_back(DAG.getNode(ISD::BUILD_PAIR, dl, MVT::i64, OpsF, 2));
8696   Results.push_back(Result.getValue(2));
8697 }
8698
8699 /// ReplaceNodeResults - Replace a node with an illegal result type
8700 /// with a new node built out of custom code.
8701 void X86TargetLowering::ReplaceNodeResults(SDNode *N,
8702                                            SmallVectorImpl<SDValue>&Results,
8703                                            SelectionDAG &DAG) const {
8704   DebugLoc dl = N->getDebugLoc();
8705   switch (N->getOpcode()) {
8706   default:
8707     assert(false && "Do not know how to custom type legalize this operation!");
8708     return;
8709   case ISD::FP_TO_SINT: {
8710     std::pair<SDValue,SDValue> Vals =
8711         FP_TO_INTHelper(SDValue(N, 0), DAG, true);
8712     SDValue FIST = Vals.first, StackSlot = Vals.second;
8713     if (FIST.getNode() != 0) {
8714       EVT VT = N->getValueType(0);
8715       // Return a load from the stack slot.
8716       Results.push_back(DAG.getLoad(VT, dl, FIST, StackSlot,
8717                                     MachinePointerInfo(), false, false, 0));
8718     }
8719     return;
8720   }
8721   case ISD::READCYCLECOUNTER: {
8722     SDVTList Tys = DAG.getVTList(MVT::Other, MVT::Flag);
8723     SDValue TheChain = N->getOperand(0);
8724     SDValue rd = DAG.getNode(X86ISD::RDTSC_DAG, dl, Tys, &TheChain, 1);
8725     SDValue eax = DAG.getCopyFromReg(rd, dl, X86::EAX, MVT::i32,
8726                                      rd.getValue(1));
8727     SDValue edx = DAG.getCopyFromReg(eax.getValue(1), dl, X86::EDX, MVT::i32,
8728                                      eax.getValue(2));
8729     // Use a buildpair to merge the two 32-bit values into a 64-bit one.
8730     SDValue Ops[] = { eax, edx };
8731     Results.push_back(DAG.getNode(ISD::BUILD_PAIR, dl, MVT::i64, Ops, 2));
8732     Results.push_back(edx.getValue(1));
8733     return;
8734   }
8735   case ISD::ATOMIC_CMP_SWAP: {
8736     EVT T = N->getValueType(0);
8737     assert (T == MVT::i64 && "Only know how to expand i64 Cmp and Swap");
8738     SDValue cpInL, cpInH;
8739     cpInL = DAG.getNode(ISD::EXTRACT_ELEMENT, dl, MVT::i32, N->getOperand(2),
8740                         DAG.getConstant(0, MVT::i32));
8741     cpInH = DAG.getNode(ISD::EXTRACT_ELEMENT, dl, MVT::i32, N->getOperand(2),
8742                         DAG.getConstant(1, MVT::i32));
8743     cpInL = DAG.getCopyToReg(N->getOperand(0), dl, X86::EAX, cpInL, SDValue());
8744     cpInH = DAG.getCopyToReg(cpInL.getValue(0), dl, X86::EDX, cpInH,
8745                              cpInL.getValue(1));
8746     SDValue swapInL, swapInH;
8747     swapInL = DAG.getNode(ISD::EXTRACT_ELEMENT, dl, MVT::i32, N->getOperand(3),
8748                           DAG.getConstant(0, MVT::i32));
8749     swapInH = DAG.getNode(ISD::EXTRACT_ELEMENT, dl, MVT::i32, N->getOperand(3),
8750                           DAG.getConstant(1, MVT::i32));
8751     swapInL = DAG.getCopyToReg(cpInH.getValue(0), dl, X86::EBX, swapInL,
8752                                cpInH.getValue(1));
8753     swapInH = DAG.getCopyToReg(swapInL.getValue(0), dl, X86::ECX, swapInH,
8754                                swapInL.getValue(1));
8755     SDValue Ops[] = { swapInH.getValue(0),
8756                       N->getOperand(1),
8757                       swapInH.getValue(1) };
8758     SDVTList Tys = DAG.getVTList(MVT::Other, MVT::Flag);
8759     MachineMemOperand *MMO = cast<AtomicSDNode>(N)->getMemOperand();
8760     SDValue Result = DAG.getMemIntrinsicNode(X86ISD::LCMPXCHG8_DAG, dl, Tys,
8761                                              Ops, 3, T, MMO);
8762     SDValue cpOutL = DAG.getCopyFromReg(Result.getValue(0), dl, X86::EAX,
8763                                         MVT::i32, Result.getValue(1));
8764     SDValue cpOutH = DAG.getCopyFromReg(cpOutL.getValue(1), dl, X86::EDX,
8765                                         MVT::i32, cpOutL.getValue(2));
8766     SDValue OpsF[] = { cpOutL.getValue(0), cpOutH.getValue(0)};
8767     Results.push_back(DAG.getNode(ISD::BUILD_PAIR, dl, MVT::i64, OpsF, 2));
8768     Results.push_back(cpOutH.getValue(1));
8769     return;
8770   }
8771   case ISD::ATOMIC_LOAD_ADD:
8772     ReplaceATOMIC_BINARY_64(N, Results, DAG, X86ISD::ATOMADD64_DAG);
8773     return;
8774   case ISD::ATOMIC_LOAD_AND:
8775     ReplaceATOMIC_BINARY_64(N, Results, DAG, X86ISD::ATOMAND64_DAG);
8776     return;
8777   case ISD::ATOMIC_LOAD_NAND:
8778     ReplaceATOMIC_BINARY_64(N, Results, DAG, X86ISD::ATOMNAND64_DAG);
8779     return;
8780   case ISD::ATOMIC_LOAD_OR:
8781     ReplaceATOMIC_BINARY_64(N, Results, DAG, X86ISD::ATOMOR64_DAG);
8782     return;
8783   case ISD::ATOMIC_LOAD_SUB:
8784     ReplaceATOMIC_BINARY_64(N, Results, DAG, X86ISD::ATOMSUB64_DAG);
8785     return;
8786   case ISD::ATOMIC_LOAD_XOR:
8787     ReplaceATOMIC_BINARY_64(N, Results, DAG, X86ISD::ATOMXOR64_DAG);
8788     return;
8789   case ISD::ATOMIC_SWAP:
8790     ReplaceATOMIC_BINARY_64(N, Results, DAG, X86ISD::ATOMSWAP64_DAG);
8791     return;
8792   }
8793 }
8794
8795 const char *X86TargetLowering::getTargetNodeName(unsigned Opcode) const {
8796   switch (Opcode) {
8797   default: return NULL;
8798   case X86ISD::BSF:                return "X86ISD::BSF";
8799   case X86ISD::BSR:                return "X86ISD::BSR";
8800   case X86ISD::SHLD:               return "X86ISD::SHLD";
8801   case X86ISD::SHRD:               return "X86ISD::SHRD";
8802   case X86ISD::FAND:               return "X86ISD::FAND";
8803   case X86ISD::FOR:                return "X86ISD::FOR";
8804   case X86ISD::FXOR:               return "X86ISD::FXOR";
8805   case X86ISD::FSRL:               return "X86ISD::FSRL";
8806   case X86ISD::FILD:               return "X86ISD::FILD";
8807   case X86ISD::FILD_FLAG:          return "X86ISD::FILD_FLAG";
8808   case X86ISD::FP_TO_INT16_IN_MEM: return "X86ISD::FP_TO_INT16_IN_MEM";
8809   case X86ISD::FP_TO_INT32_IN_MEM: return "X86ISD::FP_TO_INT32_IN_MEM";
8810   case X86ISD::FP_TO_INT64_IN_MEM: return "X86ISD::FP_TO_INT64_IN_MEM";
8811   case X86ISD::FLD:                return "X86ISD::FLD";
8812   case X86ISD::FST:                return "X86ISD::FST";
8813   case X86ISD::CALL:               return "X86ISD::CALL";
8814   case X86ISD::RDTSC_DAG:          return "X86ISD::RDTSC_DAG";
8815   case X86ISD::BT:                 return "X86ISD::BT";
8816   case X86ISD::CMP:                return "X86ISD::CMP";
8817   case X86ISD::COMI:               return "X86ISD::COMI";
8818   case X86ISD::UCOMI:              return "X86ISD::UCOMI";
8819   case X86ISD::SETCC:              return "X86ISD::SETCC";
8820   case X86ISD::SETCC_CARRY:        return "X86ISD::SETCC_CARRY";
8821   case X86ISD::CMOV:               return "X86ISD::CMOV";
8822   case X86ISD::BRCOND:             return "X86ISD::BRCOND";
8823   case X86ISD::RET_FLAG:           return "X86ISD::RET_FLAG";
8824   case X86ISD::REP_STOS:           return "X86ISD::REP_STOS";
8825   case X86ISD::REP_MOVS:           return "X86ISD::REP_MOVS";
8826   case X86ISD::GlobalBaseReg:      return "X86ISD::GlobalBaseReg";
8827   case X86ISD::Wrapper:            return "X86ISD::Wrapper";
8828   case X86ISD::WrapperRIP:         return "X86ISD::WrapperRIP";
8829   case X86ISD::PEXTRB:             return "X86ISD::PEXTRB";
8830   case X86ISD::PEXTRW:             return "X86ISD::PEXTRW";
8831   case X86ISD::INSERTPS:           return "X86ISD::INSERTPS";
8832   case X86ISD::PINSRB:             return "X86ISD::PINSRB";
8833   case X86ISD::PINSRW:             return "X86ISD::PINSRW";
8834   case X86ISD::PSHUFB:             return "X86ISD::PSHUFB";
8835   case X86ISD::FMAX:               return "X86ISD::FMAX";
8836   case X86ISD::FMIN:               return "X86ISD::FMIN";
8837   case X86ISD::FRSQRT:             return "X86ISD::FRSQRT";
8838   case X86ISD::FRCP:               return "X86ISD::FRCP";
8839   case X86ISD::TLSADDR:            return "X86ISD::TLSADDR";
8840   case X86ISD::TLSCALL:            return "X86ISD::TLSCALL";
8841   case X86ISD::EH_RETURN:          return "X86ISD::EH_RETURN";
8842   case X86ISD::TC_RETURN:          return "X86ISD::TC_RETURN";
8843   case X86ISD::FNSTCW16m:          return "X86ISD::FNSTCW16m";
8844   case X86ISD::LCMPXCHG_DAG:       return "X86ISD::LCMPXCHG_DAG";
8845   case X86ISD::LCMPXCHG8_DAG:      return "X86ISD::LCMPXCHG8_DAG";
8846   case X86ISD::ATOMADD64_DAG:      return "X86ISD::ATOMADD64_DAG";
8847   case X86ISD::ATOMSUB64_DAG:      return "X86ISD::ATOMSUB64_DAG";
8848   case X86ISD::ATOMOR64_DAG:       return "X86ISD::ATOMOR64_DAG";
8849   case X86ISD::ATOMXOR64_DAG:      return "X86ISD::ATOMXOR64_DAG";
8850   case X86ISD::ATOMAND64_DAG:      return "X86ISD::ATOMAND64_DAG";
8851   case X86ISD::ATOMNAND64_DAG:     return "X86ISD::ATOMNAND64_DAG";
8852   case X86ISD::VZEXT_MOVL:         return "X86ISD::VZEXT_MOVL";
8853   case X86ISD::VZEXT_LOAD:         return "X86ISD::VZEXT_LOAD";
8854   case X86ISD::VSHL:               return "X86ISD::VSHL";
8855   case X86ISD::VSRL:               return "X86ISD::VSRL";
8856   case X86ISD::CMPPD:              return "X86ISD::CMPPD";
8857   case X86ISD::CMPPS:              return "X86ISD::CMPPS";
8858   case X86ISD::PCMPEQB:            return "X86ISD::PCMPEQB";
8859   case X86ISD::PCMPEQW:            return "X86ISD::PCMPEQW";
8860   case X86ISD::PCMPEQD:            return "X86ISD::PCMPEQD";
8861   case X86ISD::PCMPEQQ:            return "X86ISD::PCMPEQQ";
8862   case X86ISD::PCMPGTB:            return "X86ISD::PCMPGTB";
8863   case X86ISD::PCMPGTW:            return "X86ISD::PCMPGTW";
8864   case X86ISD::PCMPGTD:            return "X86ISD::PCMPGTD";
8865   case X86ISD::PCMPGTQ:            return "X86ISD::PCMPGTQ";
8866   case X86ISD::ADD:                return "X86ISD::ADD";
8867   case X86ISD::SUB:                return "X86ISD::SUB";
8868   case X86ISD::SMUL:               return "X86ISD::SMUL";
8869   case X86ISD::UMUL:               return "X86ISD::UMUL";
8870   case X86ISD::INC:                return "X86ISD::INC";
8871   case X86ISD::DEC:                return "X86ISD::DEC";
8872   case X86ISD::OR:                 return "X86ISD::OR";
8873   case X86ISD::XOR:                return "X86ISD::XOR";
8874   case X86ISD::AND:                return "X86ISD::AND";
8875   case X86ISD::MUL_IMM:            return "X86ISD::MUL_IMM";
8876   case X86ISD::PTEST:              return "X86ISD::PTEST";
8877   case X86ISD::TESTP:              return "X86ISD::TESTP";
8878   case X86ISD::PALIGN:             return "X86ISD::PALIGN";
8879   case X86ISD::PSHUFD:             return "X86ISD::PSHUFD";
8880   case X86ISD::PSHUFHW:            return "X86ISD::PSHUFHW";
8881   case X86ISD::PSHUFHW_LD:         return "X86ISD::PSHUFHW_LD";
8882   case X86ISD::PSHUFLW:            return "X86ISD::PSHUFLW";
8883   case X86ISD::PSHUFLW_LD:         return "X86ISD::PSHUFLW_LD";
8884   case X86ISD::SHUFPS:             return "X86ISD::SHUFPS";
8885   case X86ISD::SHUFPD:             return "X86ISD::SHUFPD";
8886   case X86ISD::MOVLHPS:            return "X86ISD::MOVLHPS";
8887   case X86ISD::MOVLHPD:            return "X86ISD::MOVLHPD";
8888   case X86ISD::MOVHLPS:            return "X86ISD::MOVHLPS";
8889   case X86ISD::MOVHLPD:            return "X86ISD::MOVHLPD";
8890   case X86ISD::MOVLPS:             return "X86ISD::MOVLPS";
8891   case X86ISD::MOVLPD:             return "X86ISD::MOVLPD";
8892   case X86ISD::MOVDDUP:            return "X86ISD::MOVDDUP";
8893   case X86ISD::MOVSHDUP:           return "X86ISD::MOVSHDUP";
8894   case X86ISD::MOVSLDUP:           return "X86ISD::MOVSLDUP";
8895   case X86ISD::MOVSHDUP_LD:        return "X86ISD::MOVSHDUP_LD";
8896   case X86ISD::MOVSLDUP_LD:        return "X86ISD::MOVSLDUP_LD";
8897   case X86ISD::MOVSD:              return "X86ISD::MOVSD";
8898   case X86ISD::MOVSS:              return "X86ISD::MOVSS";
8899   case X86ISD::UNPCKLPS:           return "X86ISD::UNPCKLPS";
8900   case X86ISD::UNPCKLPD:           return "X86ISD::UNPCKLPD";
8901   case X86ISD::UNPCKHPS:           return "X86ISD::UNPCKHPS";
8902   case X86ISD::UNPCKHPD:           return "X86ISD::UNPCKHPD";
8903   case X86ISD::PUNPCKLBW:          return "X86ISD::PUNPCKLBW";
8904   case X86ISD::PUNPCKLWD:          return "X86ISD::PUNPCKLWD";
8905   case X86ISD::PUNPCKLDQ:          return "X86ISD::PUNPCKLDQ";
8906   case X86ISD::PUNPCKLQDQ:         return "X86ISD::PUNPCKLQDQ";
8907   case X86ISD::PUNPCKHBW:          return "X86ISD::PUNPCKHBW";
8908   case X86ISD::PUNPCKHWD:          return "X86ISD::PUNPCKHWD";
8909   case X86ISD::PUNPCKHDQ:          return "X86ISD::PUNPCKHDQ";
8910   case X86ISD::PUNPCKHQDQ:         return "X86ISD::PUNPCKHQDQ";
8911   case X86ISD::VASTART_SAVE_XMM_REGS: return "X86ISD::VASTART_SAVE_XMM_REGS";
8912   case X86ISD::VAARG_64:           return "X86ISD::VAARG_64";
8913   case X86ISD::WIN_ALLOCA:         return "X86ISD::WIN_ALLOCA";
8914   }
8915 }
8916
8917 // isLegalAddressingMode - Return true if the addressing mode represented
8918 // by AM is legal for this target, for a load/store of the specified type.
8919 bool X86TargetLowering::isLegalAddressingMode(const AddrMode &AM,
8920                                               const Type *Ty) const {
8921   // X86 supports extremely general addressing modes.
8922   CodeModel::Model M = getTargetMachine().getCodeModel();
8923   Reloc::Model R = getTargetMachine().getRelocationModel();
8924
8925   // X86 allows a sign-extended 32-bit immediate field as a displacement.
8926   if (!X86::isOffsetSuitableForCodeModel(AM.BaseOffs, M, AM.BaseGV != NULL))
8927     return false;
8928
8929   if (AM.BaseGV) {
8930     unsigned GVFlags =
8931       Subtarget->ClassifyGlobalReference(AM.BaseGV, getTargetMachine());
8932
8933     // If a reference to this global requires an extra load, we can't fold it.
8934     if (isGlobalStubReference(GVFlags))
8935       return false;
8936
8937     // If BaseGV requires a register for the PIC base, we cannot also have a
8938     // BaseReg specified.
8939     if (AM.HasBaseReg && isGlobalRelativeToPICBase(GVFlags))
8940       return false;
8941
8942     // If lower 4G is not available, then we must use rip-relative addressing.
8943     if ((M != CodeModel::Small || R != Reloc::Static) &&
8944         Subtarget->is64Bit() && (AM.BaseOffs || AM.Scale > 1))
8945       return false;
8946   }
8947
8948   switch (AM.Scale) {
8949   case 0:
8950   case 1:
8951   case 2:
8952   case 4:
8953   case 8:
8954     // These scales always work.
8955     break;
8956   case 3:
8957   case 5:
8958   case 9:
8959     // These scales are formed with basereg+scalereg.  Only accept if there is
8960     // no basereg yet.
8961     if (AM.HasBaseReg)
8962       return false;
8963     break;
8964   default:  // Other stuff never works.
8965     return false;
8966   }
8967
8968   return true;
8969 }
8970
8971
8972 bool X86TargetLowering::isTruncateFree(const Type *Ty1, const Type *Ty2) const {
8973   if (!Ty1->isIntegerTy() || !Ty2->isIntegerTy())
8974     return false;
8975   unsigned NumBits1 = Ty1->getPrimitiveSizeInBits();
8976   unsigned NumBits2 = Ty2->getPrimitiveSizeInBits();
8977   if (NumBits1 <= NumBits2)
8978     return false;
8979   return true;
8980 }
8981
8982 bool X86TargetLowering::isTruncateFree(EVT VT1, EVT VT2) const {
8983   if (!VT1.isInteger() || !VT2.isInteger())
8984     return false;
8985   unsigned NumBits1 = VT1.getSizeInBits();
8986   unsigned NumBits2 = VT2.getSizeInBits();
8987   if (NumBits1 <= NumBits2)
8988     return false;
8989   return true;
8990 }
8991
8992 bool X86TargetLowering::isZExtFree(const Type *Ty1, const Type *Ty2) const {
8993   // x86-64 implicitly zero-extends 32-bit results in 64-bit registers.
8994   return Ty1->isIntegerTy(32) && Ty2->isIntegerTy(64) && Subtarget->is64Bit();
8995 }
8996
8997 bool X86TargetLowering::isZExtFree(EVT VT1, EVT VT2) const {
8998   // x86-64 implicitly zero-extends 32-bit results in 64-bit registers.
8999   return VT1 == MVT::i32 && VT2 == MVT::i64 && Subtarget->is64Bit();
9000 }
9001
9002 bool X86TargetLowering::isNarrowingProfitable(EVT VT1, EVT VT2) const {
9003   // i16 instructions are longer (0x66 prefix) and potentially slower.
9004   return !(VT1 == MVT::i32 && VT2 == MVT::i16);
9005 }
9006
9007 /// isShuffleMaskLegal - Targets can use this to indicate that they only
9008 /// support *some* VECTOR_SHUFFLE operations, those with specific masks.
9009 /// By default, if a target supports the VECTOR_SHUFFLE node, all mask values
9010 /// are assumed to be legal.
9011 bool
9012 X86TargetLowering::isShuffleMaskLegal(const SmallVectorImpl<int> &M,
9013                                       EVT VT) const {
9014   // Very little shuffling can be done for 64-bit vectors right now.
9015   if (VT.getSizeInBits() == 64)
9016     return isPALIGNRMask(M, VT, Subtarget->hasSSSE3());
9017
9018   // FIXME: pshufb, blends, shifts.
9019   return (VT.getVectorNumElements() == 2 ||
9020           ShuffleVectorSDNode::isSplatMask(&M[0], VT) ||
9021           isMOVLMask(M, VT) ||
9022           isSHUFPMask(M, VT) ||
9023           isPSHUFDMask(M, VT) ||
9024           isPSHUFHWMask(M, VT) ||
9025           isPSHUFLWMask(M, VT) ||
9026           isPALIGNRMask(M, VT, Subtarget->hasSSSE3()) ||
9027           isUNPCKLMask(M, VT) ||
9028           isUNPCKHMask(M, VT) ||
9029           isUNPCKL_v_undef_Mask(M, VT) ||
9030           isUNPCKH_v_undef_Mask(M, VT));
9031 }
9032
9033 bool
9034 X86TargetLowering::isVectorClearMaskLegal(const SmallVectorImpl<int> &Mask,
9035                                           EVT VT) const {
9036   unsigned NumElts = VT.getVectorNumElements();
9037   // FIXME: This collection of masks seems suspect.
9038   if (NumElts == 2)
9039     return true;
9040   if (NumElts == 4 && VT.getSizeInBits() == 128) {
9041     return (isMOVLMask(Mask, VT)  ||
9042             isCommutedMOVLMask(Mask, VT, true) ||
9043             isSHUFPMask(Mask, VT) ||
9044             isCommutedSHUFPMask(Mask, VT));
9045   }
9046   return false;
9047 }
9048
9049 //===----------------------------------------------------------------------===//
9050 //                           X86 Scheduler Hooks
9051 //===----------------------------------------------------------------------===//
9052
9053 // private utility function
9054 MachineBasicBlock *
9055 X86TargetLowering::EmitAtomicBitwiseWithCustomInserter(MachineInstr *bInstr,
9056                                                        MachineBasicBlock *MBB,
9057                                                        unsigned regOpc,
9058                                                        unsigned immOpc,
9059                                                        unsigned LoadOpc,
9060                                                        unsigned CXchgOpc,
9061                                                        unsigned notOpc,
9062                                                        unsigned EAXreg,
9063                                                        TargetRegisterClass *RC,
9064                                                        bool invSrc) const {
9065   // For the atomic bitwise operator, we generate
9066   //   thisMBB:
9067   //   newMBB:
9068   //     ld  t1 = [bitinstr.addr]
9069   //     op  t2 = t1, [bitinstr.val]
9070   //     mov EAX = t1
9071   //     lcs dest = [bitinstr.addr], t2  [EAX is implicit]
9072   //     bz  newMBB
9073   //     fallthrough -->nextMBB
9074   const TargetInstrInfo *TII = getTargetMachine().getInstrInfo();
9075   const BasicBlock *LLVM_BB = MBB->getBasicBlock();
9076   MachineFunction::iterator MBBIter = MBB;
9077   ++MBBIter;
9078
9079   /// First build the CFG
9080   MachineFunction *F = MBB->getParent();
9081   MachineBasicBlock *thisMBB = MBB;
9082   MachineBasicBlock *newMBB = F->CreateMachineBasicBlock(LLVM_BB);
9083   MachineBasicBlock *nextMBB = F->CreateMachineBasicBlock(LLVM_BB);
9084   F->insert(MBBIter, newMBB);
9085   F->insert(MBBIter, nextMBB);
9086
9087   // Transfer the remainder of thisMBB and its successor edges to nextMBB.
9088   nextMBB->splice(nextMBB->begin(), thisMBB,
9089                   llvm::next(MachineBasicBlock::iterator(bInstr)),
9090                   thisMBB->end());
9091   nextMBB->transferSuccessorsAndUpdatePHIs(thisMBB);
9092
9093   // Update thisMBB to fall through to newMBB
9094   thisMBB->addSuccessor(newMBB);
9095
9096   // newMBB jumps to itself and fall through to nextMBB
9097   newMBB->addSuccessor(nextMBB);
9098   newMBB->addSuccessor(newMBB);
9099
9100   // Insert instructions into newMBB based on incoming instruction
9101   assert(bInstr->getNumOperands() < X86::AddrNumOperands + 4 &&
9102          "unexpected number of operands");
9103   DebugLoc dl = bInstr->getDebugLoc();
9104   MachineOperand& destOper = bInstr->getOperand(0);
9105   MachineOperand* argOpers[2 + X86::AddrNumOperands];
9106   int numArgs = bInstr->getNumOperands() - 1;
9107   for (int i=0; i < numArgs; ++i)
9108     argOpers[i] = &bInstr->getOperand(i+1);
9109
9110   // x86 address has 4 operands: base, index, scale, and displacement
9111   int lastAddrIndx = X86::AddrNumOperands - 1; // [0,3]
9112   int valArgIndx = lastAddrIndx + 1;
9113
9114   unsigned t1 = F->getRegInfo().createVirtualRegister(RC);
9115   MachineInstrBuilder MIB = BuildMI(newMBB, dl, TII->get(LoadOpc), t1);
9116   for (int i=0; i <= lastAddrIndx; ++i)
9117     (*MIB).addOperand(*argOpers[i]);
9118
9119   unsigned tt = F->getRegInfo().createVirtualRegister(RC);
9120   if (invSrc) {
9121     MIB = BuildMI(newMBB, dl, TII->get(notOpc), tt).addReg(t1);
9122   }
9123   else
9124     tt = t1;
9125
9126   unsigned t2 = F->getRegInfo().createVirtualRegister(RC);
9127   assert((argOpers[valArgIndx]->isReg() ||
9128           argOpers[valArgIndx]->isImm()) &&
9129          "invalid operand");
9130   if (argOpers[valArgIndx]->isReg())
9131     MIB = BuildMI(newMBB, dl, TII->get(regOpc), t2);
9132   else
9133     MIB = BuildMI(newMBB, dl, TII->get(immOpc), t2);
9134   MIB.addReg(tt);
9135   (*MIB).addOperand(*argOpers[valArgIndx]);
9136
9137   MIB = BuildMI(newMBB, dl, TII->get(TargetOpcode::COPY), EAXreg);
9138   MIB.addReg(t1);
9139
9140   MIB = BuildMI(newMBB, dl, TII->get(CXchgOpc));
9141   for (int i=0; i <= lastAddrIndx; ++i)
9142     (*MIB).addOperand(*argOpers[i]);
9143   MIB.addReg(t2);
9144   assert(bInstr->hasOneMemOperand() && "Unexpected number of memoperand");
9145   (*MIB).setMemRefs(bInstr->memoperands_begin(),
9146                     bInstr->memoperands_end());
9147
9148   MIB = BuildMI(newMBB, dl, TII->get(TargetOpcode::COPY), destOper.getReg());
9149   MIB.addReg(EAXreg);
9150
9151   // insert branch
9152   BuildMI(newMBB, dl, TII->get(X86::JNE_4)).addMBB(newMBB);
9153
9154   bInstr->eraseFromParent();   // The pseudo instruction is gone now.
9155   return nextMBB;
9156 }
9157
9158 // private utility function:  64 bit atomics on 32 bit host.
9159 MachineBasicBlock *
9160 X86TargetLowering::EmitAtomicBit6432WithCustomInserter(MachineInstr *bInstr,
9161                                                        MachineBasicBlock *MBB,
9162                                                        unsigned regOpcL,
9163                                                        unsigned regOpcH,
9164                                                        unsigned immOpcL,
9165                                                        unsigned immOpcH,
9166                                                        bool invSrc) const {
9167   // For the atomic bitwise operator, we generate
9168   //   thisMBB (instructions are in pairs, except cmpxchg8b)
9169   //     ld t1,t2 = [bitinstr.addr]
9170   //   newMBB:
9171   //     out1, out2 = phi (thisMBB, t1/t2) (newMBB, t3/t4)
9172   //     op  t5, t6 <- out1, out2, [bitinstr.val]
9173   //      (for SWAP, substitute:  mov t5, t6 <- [bitinstr.val])
9174   //     mov ECX, EBX <- t5, t6
9175   //     mov EAX, EDX <- t1, t2
9176   //     cmpxchg8b [bitinstr.addr]  [EAX, EDX, EBX, ECX implicit]
9177   //     mov t3, t4 <- EAX, EDX
9178   //     bz  newMBB
9179   //     result in out1, out2
9180   //     fallthrough -->nextMBB
9181
9182   const TargetRegisterClass *RC = X86::GR32RegisterClass;
9183   const unsigned LoadOpc = X86::MOV32rm;
9184   const unsigned NotOpc = X86::NOT32r;
9185   const TargetInstrInfo *TII = getTargetMachine().getInstrInfo();
9186   const BasicBlock *LLVM_BB = MBB->getBasicBlock();
9187   MachineFunction::iterator MBBIter = MBB;
9188   ++MBBIter;
9189
9190   /// First build the CFG
9191   MachineFunction *F = MBB->getParent();
9192   MachineBasicBlock *thisMBB = MBB;
9193   MachineBasicBlock *newMBB = F->CreateMachineBasicBlock(LLVM_BB);
9194   MachineBasicBlock *nextMBB = F->CreateMachineBasicBlock(LLVM_BB);
9195   F->insert(MBBIter, newMBB);
9196   F->insert(MBBIter, nextMBB);
9197
9198   // Transfer the remainder of thisMBB and its successor edges to nextMBB.
9199   nextMBB->splice(nextMBB->begin(), thisMBB,
9200                   llvm::next(MachineBasicBlock::iterator(bInstr)),
9201                   thisMBB->end());
9202   nextMBB->transferSuccessorsAndUpdatePHIs(thisMBB);
9203
9204   // Update thisMBB to fall through to newMBB
9205   thisMBB->addSuccessor(newMBB);
9206
9207   // newMBB jumps to itself and fall through to nextMBB
9208   newMBB->addSuccessor(nextMBB);
9209   newMBB->addSuccessor(newMBB);
9210
9211   DebugLoc dl = bInstr->getDebugLoc();
9212   // Insert instructions into newMBB based on incoming instruction
9213   // There are 8 "real" operands plus 9 implicit def/uses, ignored here.
9214   assert(bInstr->getNumOperands() < X86::AddrNumOperands + 14 &&
9215          "unexpected number of operands");
9216   MachineOperand& dest1Oper = bInstr->getOperand(0);
9217   MachineOperand& dest2Oper = bInstr->getOperand(1);
9218   MachineOperand* argOpers[2 + X86::AddrNumOperands];
9219   for (int i=0; i < 2 + X86::AddrNumOperands; ++i) {
9220     argOpers[i] = &bInstr->getOperand(i+2);
9221
9222     // We use some of the operands multiple times, so conservatively just
9223     // clear any kill flags that might be present.
9224     if (argOpers[i]->isReg() && argOpers[i]->isUse())
9225       argOpers[i]->setIsKill(false);
9226   }
9227
9228   // x86 address has 5 operands: base, index, scale, displacement, and segment.
9229   int lastAddrIndx = X86::AddrNumOperands - 1; // [0,3]
9230
9231   unsigned t1 = F->getRegInfo().createVirtualRegister(RC);
9232   MachineInstrBuilder MIB = BuildMI(thisMBB, dl, TII->get(LoadOpc), t1);
9233   for (int i=0; i <= lastAddrIndx; ++i)
9234     (*MIB).addOperand(*argOpers[i]);
9235   unsigned t2 = F->getRegInfo().createVirtualRegister(RC);
9236   MIB = BuildMI(thisMBB, dl, TII->get(LoadOpc), t2);
9237   // add 4 to displacement.
9238   for (int i=0; i <= lastAddrIndx-2; ++i)
9239     (*MIB).addOperand(*argOpers[i]);
9240   MachineOperand newOp3 = *(argOpers[3]);
9241   if (newOp3.isImm())
9242     newOp3.setImm(newOp3.getImm()+4);
9243   else
9244     newOp3.setOffset(newOp3.getOffset()+4);
9245   (*MIB).addOperand(newOp3);
9246   (*MIB).addOperand(*argOpers[lastAddrIndx]);
9247
9248   // t3/4 are defined later, at the bottom of the loop
9249   unsigned t3 = F->getRegInfo().createVirtualRegister(RC);
9250   unsigned t4 = F->getRegInfo().createVirtualRegister(RC);
9251   BuildMI(newMBB, dl, TII->get(X86::PHI), dest1Oper.getReg())
9252     .addReg(t1).addMBB(thisMBB).addReg(t3).addMBB(newMBB);
9253   BuildMI(newMBB, dl, TII->get(X86::PHI), dest2Oper.getReg())
9254     .addReg(t2).addMBB(thisMBB).addReg(t4).addMBB(newMBB);
9255
9256   // The subsequent operations should be using the destination registers of
9257   //the PHI instructions.
9258   if (invSrc) {
9259     t1 = F->getRegInfo().createVirtualRegister(RC);
9260     t2 = F->getRegInfo().createVirtualRegister(RC);
9261     MIB = BuildMI(newMBB, dl, TII->get(NotOpc), t1).addReg(dest1Oper.getReg());
9262     MIB = BuildMI(newMBB, dl, TII->get(NotOpc), t2).addReg(dest2Oper.getReg());
9263   } else {
9264     t1 = dest1Oper.getReg();
9265     t2 = dest2Oper.getReg();
9266   }
9267
9268   int valArgIndx = lastAddrIndx + 1;
9269   assert((argOpers[valArgIndx]->isReg() ||
9270           argOpers[valArgIndx]->isImm()) &&
9271          "invalid operand");
9272   unsigned t5 = F->getRegInfo().createVirtualRegister(RC);
9273   unsigned t6 = F->getRegInfo().createVirtualRegister(RC);
9274   if (argOpers[valArgIndx]->isReg())
9275     MIB = BuildMI(newMBB, dl, TII->get(regOpcL), t5);
9276   else
9277     MIB = BuildMI(newMBB, dl, TII->get(immOpcL), t5);
9278   if (regOpcL != X86::MOV32rr)
9279     MIB.addReg(t1);
9280   (*MIB).addOperand(*argOpers[valArgIndx]);
9281   assert(argOpers[valArgIndx + 1]->isReg() ==
9282          argOpers[valArgIndx]->isReg());
9283   assert(argOpers[valArgIndx + 1]->isImm() ==
9284          argOpers[valArgIndx]->isImm());
9285   if (argOpers[valArgIndx + 1]->isReg())
9286     MIB = BuildMI(newMBB, dl, TII->get(regOpcH), t6);
9287   else
9288     MIB = BuildMI(newMBB, dl, TII->get(immOpcH), t6);
9289   if (regOpcH != X86::MOV32rr)
9290     MIB.addReg(t2);
9291   (*MIB).addOperand(*argOpers[valArgIndx + 1]);
9292
9293   MIB = BuildMI(newMBB, dl, TII->get(TargetOpcode::COPY), X86::EAX);
9294   MIB.addReg(t1);
9295   MIB = BuildMI(newMBB, dl, TII->get(TargetOpcode::COPY), X86::EDX);
9296   MIB.addReg(t2);
9297
9298   MIB = BuildMI(newMBB, dl, TII->get(TargetOpcode::COPY), X86::EBX);
9299   MIB.addReg(t5);
9300   MIB = BuildMI(newMBB, dl, TII->get(TargetOpcode::COPY), X86::ECX);
9301   MIB.addReg(t6);
9302
9303   MIB = BuildMI(newMBB, dl, TII->get(X86::LCMPXCHG8B));
9304   for (int i=0; i <= lastAddrIndx; ++i)
9305     (*MIB).addOperand(*argOpers[i]);
9306
9307   assert(bInstr->hasOneMemOperand() && "Unexpected number of memoperand");
9308   (*MIB).setMemRefs(bInstr->memoperands_begin(),
9309                     bInstr->memoperands_end());
9310
9311   MIB = BuildMI(newMBB, dl, TII->get(TargetOpcode::COPY), t3);
9312   MIB.addReg(X86::EAX);
9313   MIB = BuildMI(newMBB, dl, TII->get(TargetOpcode::COPY), t4);
9314   MIB.addReg(X86::EDX);
9315
9316   // insert branch
9317   BuildMI(newMBB, dl, TII->get(X86::JNE_4)).addMBB(newMBB);
9318
9319   bInstr->eraseFromParent();   // The pseudo instruction is gone now.
9320   return nextMBB;
9321 }
9322
9323 // private utility function
9324 MachineBasicBlock *
9325 X86TargetLowering::EmitAtomicMinMaxWithCustomInserter(MachineInstr *mInstr,
9326                                                       MachineBasicBlock *MBB,
9327                                                       unsigned cmovOpc) const {
9328   // For the atomic min/max operator, we generate
9329   //   thisMBB:
9330   //   newMBB:
9331   //     ld t1 = [min/max.addr]
9332   //     mov t2 = [min/max.val]
9333   //     cmp  t1, t2
9334   //     cmov[cond] t2 = t1
9335   //     mov EAX = t1
9336   //     lcs dest = [bitinstr.addr], t2  [EAX is implicit]
9337   //     bz   newMBB
9338   //     fallthrough -->nextMBB
9339   //
9340   const TargetInstrInfo *TII = getTargetMachine().getInstrInfo();
9341   const BasicBlock *LLVM_BB = MBB->getBasicBlock();
9342   MachineFunction::iterator MBBIter = MBB;
9343   ++MBBIter;
9344
9345   /// First build the CFG
9346   MachineFunction *F = MBB->getParent();
9347   MachineBasicBlock *thisMBB = MBB;
9348   MachineBasicBlock *newMBB = F->CreateMachineBasicBlock(LLVM_BB);
9349   MachineBasicBlock *nextMBB = F->CreateMachineBasicBlock(LLVM_BB);
9350   F->insert(MBBIter, newMBB);
9351   F->insert(MBBIter, nextMBB);
9352
9353   // Transfer the remainder of thisMBB and its successor edges to nextMBB.
9354   nextMBB->splice(nextMBB->begin(), thisMBB,
9355                   llvm::next(MachineBasicBlock::iterator(mInstr)),
9356                   thisMBB->end());
9357   nextMBB->transferSuccessorsAndUpdatePHIs(thisMBB);
9358
9359   // Update thisMBB to fall through to newMBB
9360   thisMBB->addSuccessor(newMBB);
9361
9362   // newMBB jumps to newMBB and fall through to nextMBB
9363   newMBB->addSuccessor(nextMBB);
9364   newMBB->addSuccessor(newMBB);
9365
9366   DebugLoc dl = mInstr->getDebugLoc();
9367   // Insert instructions into newMBB based on incoming instruction
9368   assert(mInstr->getNumOperands() < X86::AddrNumOperands + 4 &&
9369          "unexpected number of operands");
9370   MachineOperand& destOper = mInstr->getOperand(0);
9371   MachineOperand* argOpers[2 + X86::AddrNumOperands];
9372   int numArgs = mInstr->getNumOperands() - 1;
9373   for (int i=0; i < numArgs; ++i)
9374     argOpers[i] = &mInstr->getOperand(i+1);
9375
9376   // x86 address has 4 operands: base, index, scale, and displacement
9377   int lastAddrIndx = X86::AddrNumOperands - 1; // [0,3]
9378   int valArgIndx = lastAddrIndx + 1;
9379
9380   unsigned t1 = F->getRegInfo().createVirtualRegister(X86::GR32RegisterClass);
9381   MachineInstrBuilder MIB = BuildMI(newMBB, dl, TII->get(X86::MOV32rm), t1);
9382   for (int i=0; i <= lastAddrIndx; ++i)
9383     (*MIB).addOperand(*argOpers[i]);
9384
9385   // We only support register and immediate values
9386   assert((argOpers[valArgIndx]->isReg() ||
9387           argOpers[valArgIndx]->isImm()) &&
9388          "invalid operand");
9389
9390   unsigned t2 = F->getRegInfo().createVirtualRegister(X86::GR32RegisterClass);
9391   if (argOpers[valArgIndx]->isReg())
9392     MIB = BuildMI(newMBB, dl, TII->get(TargetOpcode::COPY), t2);
9393   else
9394     MIB = BuildMI(newMBB, dl, TII->get(X86::MOV32rr), t2);
9395   (*MIB).addOperand(*argOpers[valArgIndx]);
9396
9397   MIB = BuildMI(newMBB, dl, TII->get(TargetOpcode::COPY), X86::EAX);
9398   MIB.addReg(t1);
9399
9400   MIB = BuildMI(newMBB, dl, TII->get(X86::CMP32rr));
9401   MIB.addReg(t1);
9402   MIB.addReg(t2);
9403
9404   // Generate movc
9405   unsigned t3 = F->getRegInfo().createVirtualRegister(X86::GR32RegisterClass);
9406   MIB = BuildMI(newMBB, dl, TII->get(cmovOpc),t3);
9407   MIB.addReg(t2);
9408   MIB.addReg(t1);
9409
9410   // Cmp and exchange if none has modified the memory location
9411   MIB = BuildMI(newMBB, dl, TII->get(X86::LCMPXCHG32));
9412   for (int i=0; i <= lastAddrIndx; ++i)
9413     (*MIB).addOperand(*argOpers[i]);
9414   MIB.addReg(t3);
9415   assert(mInstr->hasOneMemOperand() && "Unexpected number of memoperand");
9416   (*MIB).setMemRefs(mInstr->memoperands_begin(),
9417                     mInstr->memoperands_end());
9418
9419   MIB = BuildMI(newMBB, dl, TII->get(TargetOpcode::COPY), destOper.getReg());
9420   MIB.addReg(X86::EAX);
9421
9422   // insert branch
9423   BuildMI(newMBB, dl, TII->get(X86::JNE_4)).addMBB(newMBB);
9424
9425   mInstr->eraseFromParent();   // The pseudo instruction is gone now.
9426   return nextMBB;
9427 }
9428
9429 // FIXME: When we get size specific XMM0 registers, i.e. XMM0_V16I8
9430 // or XMM0_V32I8 in AVX all of this code can be replaced with that
9431 // in the .td file.
9432 MachineBasicBlock *
9433 X86TargetLowering::EmitPCMP(MachineInstr *MI, MachineBasicBlock *BB,
9434                             unsigned numArgs, bool memArg) const {
9435   assert((Subtarget->hasSSE42() || Subtarget->hasAVX()) &&
9436          "Target must have SSE4.2 or AVX features enabled");
9437
9438   DebugLoc dl = MI->getDebugLoc();
9439   const TargetInstrInfo *TII = getTargetMachine().getInstrInfo();
9440   unsigned Opc;
9441   if (!Subtarget->hasAVX()) {
9442     if (memArg)
9443       Opc = numArgs == 3 ? X86::PCMPISTRM128rm : X86::PCMPESTRM128rm;
9444     else
9445       Opc = numArgs == 3 ? X86::PCMPISTRM128rr : X86::PCMPESTRM128rr;
9446   } else {
9447     if (memArg)
9448       Opc = numArgs == 3 ? X86::VPCMPISTRM128rm : X86::VPCMPESTRM128rm;
9449     else
9450       Opc = numArgs == 3 ? X86::VPCMPISTRM128rr : X86::VPCMPESTRM128rr;
9451   }
9452
9453   MachineInstrBuilder MIB = BuildMI(*BB, MI, dl, TII->get(Opc));
9454   for (unsigned i = 0; i < numArgs; ++i) {
9455     MachineOperand &Op = MI->getOperand(i+1);
9456     if (!(Op.isReg() && Op.isImplicit()))
9457       MIB.addOperand(Op);
9458   }
9459   BuildMI(*BB, MI, dl, TII->get(X86::MOVAPSrr), MI->getOperand(0).getReg())
9460     .addReg(X86::XMM0);
9461
9462   MI->eraseFromParent();
9463   return BB;
9464 }
9465
9466 MachineBasicBlock *
9467 X86TargetLowering::EmitMonitor(MachineInstr *MI, MachineBasicBlock *BB) const {
9468   DebugLoc dl = MI->getDebugLoc();
9469   const TargetInstrInfo *TII = getTargetMachine().getInstrInfo();
9470   
9471   // Address into RAX/EAX, other two args into ECX, EDX.
9472   unsigned MemOpc = Subtarget->is64Bit() ? X86::LEA64r : X86::LEA32r;
9473   unsigned MemReg = Subtarget->is64Bit() ? X86::RAX : X86::EAX;
9474   MachineInstrBuilder MIB = BuildMI(*BB, MI, dl, TII->get(MemOpc), MemReg);
9475   for (int i = 0; i < X86::AddrNumOperands; ++i)
9476     MIB.addOperand(MI->getOperand(i));
9477   
9478   unsigned ValOps = X86::AddrNumOperands;
9479   BuildMI(*BB, MI, dl, TII->get(TargetOpcode::COPY), X86::ECX)
9480     .addReg(MI->getOperand(ValOps).getReg());
9481   BuildMI(*BB, MI, dl, TII->get(TargetOpcode::COPY), X86::EDX)
9482     .addReg(MI->getOperand(ValOps+1).getReg());
9483
9484   // The instruction doesn't actually take any operands though.
9485   BuildMI(*BB, MI, dl, TII->get(X86::MONITORrrr));
9486   
9487   MI->eraseFromParent(); // The pseudo is gone now.
9488   return BB;
9489 }
9490
9491 MachineBasicBlock *
9492 X86TargetLowering::EmitMwait(MachineInstr *MI, MachineBasicBlock *BB) const {
9493   DebugLoc dl = MI->getDebugLoc();
9494   const TargetInstrInfo *TII = getTargetMachine().getInstrInfo();
9495   
9496   // First arg in ECX, the second in EAX.
9497   BuildMI(*BB, MI, dl, TII->get(TargetOpcode::COPY), X86::ECX)
9498     .addReg(MI->getOperand(0).getReg());
9499   BuildMI(*BB, MI, dl, TII->get(TargetOpcode::COPY), X86::EAX)
9500     .addReg(MI->getOperand(1).getReg());
9501     
9502   // The instruction doesn't actually take any operands though.
9503   BuildMI(*BB, MI, dl, TII->get(X86::MWAITrr));
9504   
9505   MI->eraseFromParent(); // The pseudo is gone now.
9506   return BB;
9507 }
9508
9509 MachineBasicBlock *
9510 X86TargetLowering::EmitVAARG64WithCustomInserter(
9511                    MachineInstr *MI,
9512                    MachineBasicBlock *MBB) const {
9513   // Emit va_arg instruction on X86-64.
9514
9515   // Operands to this pseudo-instruction:
9516   // 0  ) Output        : destination address (reg)
9517   // 1-5) Input         : va_list address (addr, i64mem)
9518   // 6  ) ArgSize       : Size (in bytes) of vararg type
9519   // 7  ) ArgMode       : 0=overflow only, 1=use gp_offset, 2=use fp_offset
9520   // 8  ) Align         : Alignment of type
9521   // 9  ) EFLAGS (implicit-def)
9522
9523   assert(MI->getNumOperands() == 10 && "VAARG_64 should have 10 operands!");
9524   assert(X86::AddrNumOperands == 5 && "VAARG_64 assumes 5 address operands");
9525
9526   unsigned DestReg = MI->getOperand(0).getReg();
9527   MachineOperand &Base = MI->getOperand(1);
9528   MachineOperand &Scale = MI->getOperand(2);
9529   MachineOperand &Index = MI->getOperand(3);
9530   MachineOperand &Disp = MI->getOperand(4);
9531   MachineOperand &Segment = MI->getOperand(5);
9532   unsigned ArgSize = MI->getOperand(6).getImm();
9533   unsigned ArgMode = MI->getOperand(7).getImm();
9534   unsigned Align = MI->getOperand(8).getImm();
9535
9536   // Memory Reference
9537   assert(MI->hasOneMemOperand() && "Expected VAARG_64 to have one memoperand");
9538   MachineInstr::mmo_iterator MMOBegin = MI->memoperands_begin();
9539   MachineInstr::mmo_iterator MMOEnd = MI->memoperands_end();
9540
9541   // Machine Information
9542   const TargetInstrInfo *TII = getTargetMachine().getInstrInfo();
9543   MachineRegisterInfo &MRI = MBB->getParent()->getRegInfo();
9544   const TargetRegisterClass *AddrRegClass = getRegClassFor(MVT::i64);
9545   const TargetRegisterClass *OffsetRegClass = getRegClassFor(MVT::i32);
9546   DebugLoc DL = MI->getDebugLoc();
9547
9548   // struct va_list {
9549   //   i32   gp_offset
9550   //   i32   fp_offset
9551   //   i64   overflow_area (address)
9552   //   i64   reg_save_area (address)
9553   // }
9554   // sizeof(va_list) = 24
9555   // alignment(va_list) = 8
9556
9557   unsigned TotalNumIntRegs = 6;
9558   unsigned TotalNumXMMRegs = 8;
9559   bool UseGPOffset = (ArgMode == 1);
9560   bool UseFPOffset = (ArgMode == 2);
9561   unsigned MaxOffset = TotalNumIntRegs * 8 +
9562                        (UseFPOffset ? TotalNumXMMRegs * 16 : 0);
9563
9564   /* Align ArgSize to a multiple of 8 */
9565   unsigned ArgSizeA8 = (ArgSize + 7) & ~7;
9566   bool NeedsAlign = (Align > 8);
9567
9568   MachineBasicBlock *thisMBB = MBB;
9569   MachineBasicBlock *overflowMBB;
9570   MachineBasicBlock *offsetMBB;
9571   MachineBasicBlock *endMBB;
9572
9573   unsigned OffsetDestReg = 0;    // Argument address computed by offsetMBB
9574   unsigned OverflowDestReg = 0;  // Argument address computed by overflowMBB
9575   unsigned OffsetReg = 0;
9576
9577   if (!UseGPOffset && !UseFPOffset) {
9578     // If we only pull from the overflow region, we don't create a branch.
9579     // We don't need to alter control flow.
9580     OffsetDestReg = 0; // unused
9581     OverflowDestReg = DestReg;
9582
9583     offsetMBB = NULL;
9584     overflowMBB = thisMBB;
9585     endMBB = thisMBB;
9586   } else {
9587     // First emit code to check if gp_offset (or fp_offset) is below the bound.
9588     // If so, pull the argument from reg_save_area. (branch to offsetMBB)
9589     // If not, pull from overflow_area. (branch to overflowMBB)
9590     //
9591     //       thisMBB
9592     //         |     .
9593     //         |        .
9594     //     offsetMBB   overflowMBB
9595     //         |        .
9596     //         |     .
9597     //        endMBB
9598
9599     // Registers for the PHI in endMBB
9600     OffsetDestReg = MRI.createVirtualRegister(AddrRegClass);
9601     OverflowDestReg = MRI.createVirtualRegister(AddrRegClass);
9602
9603     const BasicBlock *LLVM_BB = MBB->getBasicBlock();
9604     MachineFunction *MF = MBB->getParent();
9605     overflowMBB = MF->CreateMachineBasicBlock(LLVM_BB);
9606     offsetMBB = MF->CreateMachineBasicBlock(LLVM_BB);
9607     endMBB = MF->CreateMachineBasicBlock(LLVM_BB);
9608
9609     MachineFunction::iterator MBBIter = MBB;
9610     ++MBBIter;
9611
9612     // Insert the new basic blocks
9613     MF->insert(MBBIter, offsetMBB);
9614     MF->insert(MBBIter, overflowMBB);
9615     MF->insert(MBBIter, endMBB);
9616
9617     // Transfer the remainder of MBB and its successor edges to endMBB.
9618     endMBB->splice(endMBB->begin(), thisMBB,
9619                     llvm::next(MachineBasicBlock::iterator(MI)),
9620                     thisMBB->end());
9621     endMBB->transferSuccessorsAndUpdatePHIs(thisMBB);
9622
9623     // Make offsetMBB and overflowMBB successors of thisMBB
9624     thisMBB->addSuccessor(offsetMBB);
9625     thisMBB->addSuccessor(overflowMBB);
9626
9627     // endMBB is a successor of both offsetMBB and overflowMBB
9628     offsetMBB->addSuccessor(endMBB);
9629     overflowMBB->addSuccessor(endMBB);
9630
9631     // Load the offset value into a register
9632     OffsetReg = MRI.createVirtualRegister(OffsetRegClass);
9633     BuildMI(thisMBB, DL, TII->get(X86::MOV32rm), OffsetReg)
9634       .addOperand(Base)
9635       .addOperand(Scale)
9636       .addOperand(Index)
9637       .addDisp(Disp, UseFPOffset ? 4 : 0)
9638       .addOperand(Segment)
9639       .setMemRefs(MMOBegin, MMOEnd);
9640
9641     // Check if there is enough room left to pull this argument.
9642     BuildMI(thisMBB, DL, TII->get(X86::CMP32ri))
9643       .addReg(OffsetReg)
9644       .addImm(MaxOffset + 8 - ArgSizeA8);
9645
9646     // Branch to "overflowMBB" if offset >= max
9647     // Fall through to "offsetMBB" otherwise
9648     BuildMI(thisMBB, DL, TII->get(X86::GetCondBranchFromCond(X86::COND_AE)))
9649       .addMBB(overflowMBB);
9650   }
9651
9652   // In offsetMBB, emit code to use the reg_save_area.
9653   if (offsetMBB) {
9654     assert(OffsetReg != 0);
9655
9656     // Read the reg_save_area address.
9657     unsigned RegSaveReg = MRI.createVirtualRegister(AddrRegClass);
9658     BuildMI(offsetMBB, DL, TII->get(X86::MOV64rm), RegSaveReg)
9659       .addOperand(Base)
9660       .addOperand(Scale)
9661       .addOperand(Index)
9662       .addDisp(Disp, 16)
9663       .addOperand(Segment)
9664       .setMemRefs(MMOBegin, MMOEnd);
9665
9666     // Zero-extend the offset
9667     unsigned OffsetReg64 = MRI.createVirtualRegister(AddrRegClass);
9668       BuildMI(offsetMBB, DL, TII->get(X86::SUBREG_TO_REG), OffsetReg64)
9669         .addImm(0)
9670         .addReg(OffsetReg)
9671         .addImm(X86::sub_32bit);
9672
9673     // Add the offset to the reg_save_area to get the final address.
9674     BuildMI(offsetMBB, DL, TII->get(X86::ADD64rr), OffsetDestReg)
9675       .addReg(OffsetReg64)
9676       .addReg(RegSaveReg);
9677
9678     // Compute the offset for the next argument
9679     unsigned NextOffsetReg = MRI.createVirtualRegister(OffsetRegClass);
9680     BuildMI(offsetMBB, DL, TII->get(X86::ADD32ri), NextOffsetReg)
9681       .addReg(OffsetReg)
9682       .addImm(UseFPOffset ? 16 : 8);
9683
9684     // Store it back into the va_list.
9685     BuildMI(offsetMBB, DL, TII->get(X86::MOV32mr))
9686       .addOperand(Base)
9687       .addOperand(Scale)
9688       .addOperand(Index)
9689       .addDisp(Disp, UseFPOffset ? 4 : 0)
9690       .addOperand(Segment)
9691       .addReg(NextOffsetReg)
9692       .setMemRefs(MMOBegin, MMOEnd);
9693
9694     // Jump to endMBB
9695     BuildMI(offsetMBB, DL, TII->get(X86::JMP_4))
9696       .addMBB(endMBB);
9697   }
9698
9699   //
9700   // Emit code to use overflow area
9701   //
9702
9703   // Load the overflow_area address into a register.
9704   unsigned OverflowAddrReg = MRI.createVirtualRegister(AddrRegClass);
9705   BuildMI(overflowMBB, DL, TII->get(X86::MOV64rm), OverflowAddrReg)
9706     .addOperand(Base)
9707     .addOperand(Scale)
9708     .addOperand(Index)
9709     .addDisp(Disp, 8)
9710     .addOperand(Segment)
9711     .setMemRefs(MMOBegin, MMOEnd);
9712
9713   // If we need to align it, do so. Otherwise, just copy the address
9714   // to OverflowDestReg.
9715   if (NeedsAlign) {
9716     // Align the overflow address
9717     assert((Align & (Align-1)) == 0 && "Alignment must be a power of 2");
9718     unsigned TmpReg = MRI.createVirtualRegister(AddrRegClass);
9719
9720     // aligned_addr = (addr + (align-1)) & ~(align-1)
9721     BuildMI(overflowMBB, DL, TII->get(X86::ADD64ri32), TmpReg)
9722       .addReg(OverflowAddrReg)
9723       .addImm(Align-1);
9724
9725     BuildMI(overflowMBB, DL, TII->get(X86::AND64ri32), OverflowDestReg)
9726       .addReg(TmpReg)
9727       .addImm(~(uint64_t)(Align-1));
9728   } else {
9729     BuildMI(overflowMBB, DL, TII->get(TargetOpcode::COPY), OverflowDestReg)
9730       .addReg(OverflowAddrReg);
9731   }
9732
9733   // Compute the next overflow address after this argument.
9734   // (the overflow address should be kept 8-byte aligned)
9735   unsigned NextAddrReg = MRI.createVirtualRegister(AddrRegClass);
9736   BuildMI(overflowMBB, DL, TII->get(X86::ADD64ri32), NextAddrReg)
9737     .addReg(OverflowDestReg)
9738     .addImm(ArgSizeA8);
9739
9740   // Store the new overflow address.
9741   BuildMI(overflowMBB, DL, TII->get(X86::MOV64mr))
9742     .addOperand(Base)
9743     .addOperand(Scale)
9744     .addOperand(Index)
9745     .addDisp(Disp, 8)
9746     .addOperand(Segment)
9747     .addReg(NextAddrReg)
9748     .setMemRefs(MMOBegin, MMOEnd);
9749
9750   // If we branched, emit the PHI to the front of endMBB.
9751   if (offsetMBB) {
9752     BuildMI(*endMBB, endMBB->begin(), DL,
9753             TII->get(X86::PHI), DestReg)
9754       .addReg(OffsetDestReg).addMBB(offsetMBB)
9755       .addReg(OverflowDestReg).addMBB(overflowMBB);
9756   }
9757
9758   // Erase the pseudo instruction
9759   MI->eraseFromParent();
9760
9761   return endMBB;
9762 }
9763
9764 MachineBasicBlock *
9765 X86TargetLowering::EmitVAStartSaveXMMRegsWithCustomInserter(
9766                                                  MachineInstr *MI,
9767                                                  MachineBasicBlock *MBB) const {
9768   // Emit code to save XMM registers to the stack. The ABI says that the
9769   // number of registers to save is given in %al, so it's theoretically
9770   // possible to do an indirect jump trick to avoid saving all of them,
9771   // however this code takes a simpler approach and just executes all
9772   // of the stores if %al is non-zero. It's less code, and it's probably
9773   // easier on the hardware branch predictor, and stores aren't all that
9774   // expensive anyway.
9775
9776   // Create the new basic blocks. One block contains all the XMM stores,
9777   // and one block is the final destination regardless of whether any
9778   // stores were performed.
9779   const BasicBlock *LLVM_BB = MBB->getBasicBlock();
9780   MachineFunction *F = MBB->getParent();
9781   MachineFunction::iterator MBBIter = MBB;
9782   ++MBBIter;
9783   MachineBasicBlock *XMMSaveMBB = F->CreateMachineBasicBlock(LLVM_BB);
9784   MachineBasicBlock *EndMBB = F->CreateMachineBasicBlock(LLVM_BB);
9785   F->insert(MBBIter, XMMSaveMBB);
9786   F->insert(MBBIter, EndMBB);
9787
9788   // Transfer the remainder of MBB and its successor edges to EndMBB.
9789   EndMBB->splice(EndMBB->begin(), MBB,
9790                  llvm::next(MachineBasicBlock::iterator(MI)),
9791                  MBB->end());
9792   EndMBB->transferSuccessorsAndUpdatePHIs(MBB);
9793
9794   // The original block will now fall through to the XMM save block.
9795   MBB->addSuccessor(XMMSaveMBB);
9796   // The XMMSaveMBB will fall through to the end block.
9797   XMMSaveMBB->addSuccessor(EndMBB);
9798
9799   // Now add the instructions.
9800   const TargetInstrInfo *TII = getTargetMachine().getInstrInfo();
9801   DebugLoc DL = MI->getDebugLoc();
9802
9803   unsigned CountReg = MI->getOperand(0).getReg();
9804   int64_t RegSaveFrameIndex = MI->getOperand(1).getImm();
9805   int64_t VarArgsFPOffset = MI->getOperand(2).getImm();
9806
9807   if (!Subtarget->isTargetWin64()) {
9808     // If %al is 0, branch around the XMM save block.
9809     BuildMI(MBB, DL, TII->get(X86::TEST8rr)).addReg(CountReg).addReg(CountReg);
9810     BuildMI(MBB, DL, TII->get(X86::JE_4)).addMBB(EndMBB);
9811     MBB->addSuccessor(EndMBB);
9812   }
9813
9814   // In the XMM save block, save all the XMM argument registers.
9815   for (int i = 3, e = MI->getNumOperands(); i != e; ++i) {
9816     int64_t Offset = (i - 3) * 16 + VarArgsFPOffset;
9817     MachineMemOperand *MMO =
9818       F->getMachineMemOperand(
9819           MachinePointerInfo::getFixedStack(RegSaveFrameIndex, Offset),
9820         MachineMemOperand::MOStore,
9821         /*Size=*/16, /*Align=*/16);
9822     BuildMI(XMMSaveMBB, DL, TII->get(X86::MOVAPSmr))
9823       .addFrameIndex(RegSaveFrameIndex)
9824       .addImm(/*Scale=*/1)
9825       .addReg(/*IndexReg=*/0)
9826       .addImm(/*Disp=*/Offset)
9827       .addReg(/*Segment=*/0)
9828       .addReg(MI->getOperand(i).getReg())
9829       .addMemOperand(MMO);
9830   }
9831
9832   MI->eraseFromParent();   // The pseudo instruction is gone now.
9833
9834   return EndMBB;
9835 }
9836
9837 MachineBasicBlock *
9838 X86TargetLowering::EmitLoweredSelect(MachineInstr *MI,
9839                                      MachineBasicBlock *BB) const {
9840   const TargetInstrInfo *TII = getTargetMachine().getInstrInfo();
9841   DebugLoc DL = MI->getDebugLoc();
9842
9843   // To "insert" a SELECT_CC instruction, we actually have to insert the
9844   // diamond control-flow pattern.  The incoming instruction knows the
9845   // destination vreg to set, the condition code register to branch on, the
9846   // true/false values to select between, and a branch opcode to use.
9847   const BasicBlock *LLVM_BB = BB->getBasicBlock();
9848   MachineFunction::iterator It = BB;
9849   ++It;
9850
9851   //  thisMBB:
9852   //  ...
9853   //   TrueVal = ...
9854   //   cmpTY ccX, r1, r2
9855   //   bCC copy1MBB
9856   //   fallthrough --> copy0MBB
9857   MachineBasicBlock *thisMBB = BB;
9858   MachineFunction *F = BB->getParent();
9859   MachineBasicBlock *copy0MBB = F->CreateMachineBasicBlock(LLVM_BB);
9860   MachineBasicBlock *sinkMBB = F->CreateMachineBasicBlock(LLVM_BB);
9861   F->insert(It, copy0MBB);
9862   F->insert(It, sinkMBB);
9863
9864   // If the EFLAGS register isn't dead in the terminator, then claim that it's
9865   // live into the sink and copy blocks.
9866   const MachineFunction *MF = BB->getParent();
9867   const TargetRegisterInfo *TRI = MF->getTarget().getRegisterInfo();
9868   BitVector ReservedRegs = TRI->getReservedRegs(*MF);
9869
9870   for (unsigned I = 0, E = MI->getNumOperands(); I != E; ++I) {
9871     const MachineOperand &MO = MI->getOperand(I);
9872     if (!MO.isReg() || !MO.isUse() || MO.isKill()) continue;
9873     unsigned Reg = MO.getReg();
9874     if (Reg != X86::EFLAGS) continue;
9875     copy0MBB->addLiveIn(Reg);
9876     sinkMBB->addLiveIn(Reg);
9877   }
9878
9879   // Transfer the remainder of BB and its successor edges to sinkMBB.
9880   sinkMBB->splice(sinkMBB->begin(), BB,
9881                   llvm::next(MachineBasicBlock::iterator(MI)),
9882                   BB->end());
9883   sinkMBB->transferSuccessorsAndUpdatePHIs(BB);
9884
9885   // Add the true and fallthrough blocks as its successors.
9886   BB->addSuccessor(copy0MBB);
9887   BB->addSuccessor(sinkMBB);
9888
9889   // Create the conditional branch instruction.
9890   unsigned Opc =
9891     X86::GetCondBranchFromCond((X86::CondCode)MI->getOperand(3).getImm());
9892   BuildMI(BB, DL, TII->get(Opc)).addMBB(sinkMBB);
9893
9894   //  copy0MBB:
9895   //   %FalseValue = ...
9896   //   # fallthrough to sinkMBB
9897   copy0MBB->addSuccessor(sinkMBB);
9898
9899   //  sinkMBB:
9900   //   %Result = phi [ %FalseValue, copy0MBB ], [ %TrueValue, thisMBB ]
9901   //  ...
9902   BuildMI(*sinkMBB, sinkMBB->begin(), DL,
9903           TII->get(X86::PHI), MI->getOperand(0).getReg())
9904     .addReg(MI->getOperand(1).getReg()).addMBB(copy0MBB)
9905     .addReg(MI->getOperand(2).getReg()).addMBB(thisMBB);
9906
9907   MI->eraseFromParent();   // The pseudo instruction is gone now.
9908   return sinkMBB;
9909 }
9910
9911 MachineBasicBlock *
9912 X86TargetLowering::EmitLoweredWinAlloca(MachineInstr *MI,
9913                                           MachineBasicBlock *BB) const {
9914   const TargetInstrInfo *TII = getTargetMachine().getInstrInfo();
9915   DebugLoc DL = MI->getDebugLoc();
9916
9917   // The lowering is pretty easy: we're just emitting the call to _alloca.  The
9918   // non-trivial part is impdef of ESP.
9919   // FIXME: The code should be tweaked as soon as we'll try to do codegen for
9920   // mingw-w64.
9921
9922   const char *StackProbeSymbol =
9923       Subtarget->isTargetWindows() ? "_chkstk" : "_alloca";
9924
9925   BuildMI(*BB, MI, DL, TII->get(X86::CALLpcrel32))
9926     .addExternalSymbol(StackProbeSymbol)
9927     .addReg(X86::EAX, RegState::Implicit)
9928     .addReg(X86::ESP, RegState::Implicit)
9929     .addReg(X86::EAX, RegState::Define | RegState::Implicit)
9930     .addReg(X86::ESP, RegState::Define | RegState::Implicit)
9931     .addReg(X86::EFLAGS, RegState::Define | RegState::Implicit);
9932
9933   MI->eraseFromParent();   // The pseudo instruction is gone now.
9934   return BB;
9935 }
9936
9937 MachineBasicBlock *
9938 X86TargetLowering::EmitLoweredTLSCall(MachineInstr *MI,
9939                                       MachineBasicBlock *BB) const {
9940   // This is pretty easy.  We're taking the value that we received from
9941   // our load from the relocation, sticking it in either RDI (x86-64)
9942   // or EAX and doing an indirect call.  The return value will then
9943   // be in the normal return register.
9944   const X86InstrInfo *TII
9945     = static_cast<const X86InstrInfo*>(getTargetMachine().getInstrInfo());
9946   DebugLoc DL = MI->getDebugLoc();
9947   MachineFunction *F = BB->getParent();
9948
9949   assert(Subtarget->isTargetDarwin() && "Darwin only instr emitted?");
9950   assert(MI->getOperand(3).isGlobal() && "This should be a global");
9951
9952   if (Subtarget->is64Bit()) {
9953     MachineInstrBuilder MIB = BuildMI(*BB, MI, DL,
9954                                       TII->get(X86::MOV64rm), X86::RDI)
9955     .addReg(X86::RIP)
9956     .addImm(0).addReg(0)
9957     .addGlobalAddress(MI->getOperand(3).getGlobal(), 0,
9958                       MI->getOperand(3).getTargetFlags())
9959     .addReg(0);
9960     MIB = BuildMI(*BB, MI, DL, TII->get(X86::CALL64m));
9961     addDirectMem(MIB, X86::RDI);
9962   } else if (getTargetMachine().getRelocationModel() != Reloc::PIC_) {
9963     MachineInstrBuilder MIB = BuildMI(*BB, MI, DL,
9964                                       TII->get(X86::MOV32rm), X86::EAX)
9965     .addReg(0)
9966     .addImm(0).addReg(0)
9967     .addGlobalAddress(MI->getOperand(3).getGlobal(), 0,
9968                       MI->getOperand(3).getTargetFlags())
9969     .addReg(0);
9970     MIB = BuildMI(*BB, MI, DL, TII->get(X86::CALL32m));
9971     addDirectMem(MIB, X86::EAX);
9972   } else {
9973     MachineInstrBuilder MIB = BuildMI(*BB, MI, DL,
9974                                       TII->get(X86::MOV32rm), X86::EAX)
9975     .addReg(TII->getGlobalBaseReg(F))
9976     .addImm(0).addReg(0)
9977     .addGlobalAddress(MI->getOperand(3).getGlobal(), 0,
9978                       MI->getOperand(3).getTargetFlags())
9979     .addReg(0);
9980     MIB = BuildMI(*BB, MI, DL, TII->get(X86::CALL32m));
9981     addDirectMem(MIB, X86::EAX);
9982   }
9983
9984   MI->eraseFromParent(); // The pseudo instruction is gone now.
9985   return BB;
9986 }
9987
9988 MachineBasicBlock *
9989 X86TargetLowering::EmitInstrWithCustomInserter(MachineInstr *MI,
9990                                                MachineBasicBlock *BB) const {
9991   switch (MI->getOpcode()) {
9992   default: assert(false && "Unexpected instr type to insert");
9993   case X86::WIN_ALLOCA:
9994     return EmitLoweredWinAlloca(MI, BB);
9995   case X86::TLSCall_32:
9996   case X86::TLSCall_64:
9997     return EmitLoweredTLSCall(MI, BB);
9998   case X86::CMOV_GR8:
9999   case X86::CMOV_FR32:
10000   case X86::CMOV_FR64:
10001   case X86::CMOV_V4F32:
10002   case X86::CMOV_V2F64:
10003   case X86::CMOV_V2I64:
10004   case X86::CMOV_GR16:
10005   case X86::CMOV_GR32:
10006   case X86::CMOV_RFP32:
10007   case X86::CMOV_RFP64:
10008   case X86::CMOV_RFP80:
10009     return EmitLoweredSelect(MI, BB);
10010
10011   case X86::FP32_TO_INT16_IN_MEM:
10012   case X86::FP32_TO_INT32_IN_MEM:
10013   case X86::FP32_TO_INT64_IN_MEM:
10014   case X86::FP64_TO_INT16_IN_MEM:
10015   case X86::FP64_TO_INT32_IN_MEM:
10016   case X86::FP64_TO_INT64_IN_MEM:
10017   case X86::FP80_TO_INT16_IN_MEM:
10018   case X86::FP80_TO_INT32_IN_MEM:
10019   case X86::FP80_TO_INT64_IN_MEM: {
10020     const TargetInstrInfo *TII = getTargetMachine().getInstrInfo();
10021     DebugLoc DL = MI->getDebugLoc();
10022
10023     // Change the floating point control register to use "round towards zero"
10024     // mode when truncating to an integer value.
10025     MachineFunction *F = BB->getParent();
10026     int CWFrameIdx = F->getFrameInfo()->CreateStackObject(2, 2, false);
10027     addFrameReference(BuildMI(*BB, MI, DL,
10028                               TII->get(X86::FNSTCW16m)), CWFrameIdx);
10029
10030     // Load the old value of the high byte of the control word...
10031     unsigned OldCW =
10032       F->getRegInfo().createVirtualRegister(X86::GR16RegisterClass);
10033     addFrameReference(BuildMI(*BB, MI, DL, TII->get(X86::MOV16rm), OldCW),
10034                       CWFrameIdx);
10035
10036     // Set the high part to be round to zero...
10037     addFrameReference(BuildMI(*BB, MI, DL, TII->get(X86::MOV16mi)), CWFrameIdx)
10038       .addImm(0xC7F);
10039
10040     // Reload the modified control word now...
10041     addFrameReference(BuildMI(*BB, MI, DL,
10042                               TII->get(X86::FLDCW16m)), CWFrameIdx);
10043
10044     // Restore the memory image of control word to original value
10045     addFrameReference(BuildMI(*BB, MI, DL, TII->get(X86::MOV16mr)), CWFrameIdx)
10046       .addReg(OldCW);
10047
10048     // Get the X86 opcode to use.
10049     unsigned Opc;
10050     switch (MI->getOpcode()) {
10051     default: llvm_unreachable("illegal opcode!");
10052     case X86::FP32_TO_INT16_IN_MEM: Opc = X86::IST_Fp16m32; break;
10053     case X86::FP32_TO_INT32_IN_MEM: Opc = X86::IST_Fp32m32; break;
10054     case X86::FP32_TO_INT64_IN_MEM: Opc = X86::IST_Fp64m32; break;
10055     case X86::FP64_TO_INT16_IN_MEM: Opc = X86::IST_Fp16m64; break;
10056     case X86::FP64_TO_INT32_IN_MEM: Opc = X86::IST_Fp32m64; break;
10057     case X86::FP64_TO_INT64_IN_MEM: Opc = X86::IST_Fp64m64; break;
10058     case X86::FP80_TO_INT16_IN_MEM: Opc = X86::IST_Fp16m80; break;
10059     case X86::FP80_TO_INT32_IN_MEM: Opc = X86::IST_Fp32m80; break;
10060     case X86::FP80_TO_INT64_IN_MEM: Opc = X86::IST_Fp64m80; break;
10061     }
10062
10063     X86AddressMode AM;
10064     MachineOperand &Op = MI->getOperand(0);
10065     if (Op.isReg()) {
10066       AM.BaseType = X86AddressMode::RegBase;
10067       AM.Base.Reg = Op.getReg();
10068     } else {
10069       AM.BaseType = X86AddressMode::FrameIndexBase;
10070       AM.Base.FrameIndex = Op.getIndex();
10071     }
10072     Op = MI->getOperand(1);
10073     if (Op.isImm())
10074       AM.Scale = Op.getImm();
10075     Op = MI->getOperand(2);
10076     if (Op.isImm())
10077       AM.IndexReg = Op.getImm();
10078     Op = MI->getOperand(3);
10079     if (Op.isGlobal()) {
10080       AM.GV = Op.getGlobal();
10081     } else {
10082       AM.Disp = Op.getImm();
10083     }
10084     addFullAddress(BuildMI(*BB, MI, DL, TII->get(Opc)), AM)
10085                       .addReg(MI->getOperand(X86::AddrNumOperands).getReg());
10086
10087     // Reload the original control word now.
10088     addFrameReference(BuildMI(*BB, MI, DL,
10089                               TII->get(X86::FLDCW16m)), CWFrameIdx);
10090
10091     MI->eraseFromParent();   // The pseudo instruction is gone now.
10092     return BB;
10093   }
10094     // String/text processing lowering.
10095   case X86::PCMPISTRM128REG:
10096   case X86::VPCMPISTRM128REG:
10097     return EmitPCMP(MI, BB, 3, false /* in-mem */);
10098   case X86::PCMPISTRM128MEM:
10099   case X86::VPCMPISTRM128MEM:
10100     return EmitPCMP(MI, BB, 3, true /* in-mem */);
10101   case X86::PCMPESTRM128REG:
10102   case X86::VPCMPESTRM128REG:
10103     return EmitPCMP(MI, BB, 5, false /* in mem */);
10104   case X86::PCMPESTRM128MEM:
10105   case X86::VPCMPESTRM128MEM:
10106     return EmitPCMP(MI, BB, 5, true /* in mem */);
10107
10108     // Thread synchronization.
10109   case X86::MONITOR:
10110     return EmitMonitor(MI, BB);  
10111   case X86::MWAIT:
10112     return EmitMwait(MI, BB);
10113
10114     // Atomic Lowering.
10115   case X86::ATOMAND32:
10116     return EmitAtomicBitwiseWithCustomInserter(MI, BB, X86::AND32rr,
10117                                                X86::AND32ri, X86::MOV32rm,
10118                                                X86::LCMPXCHG32,
10119                                                X86::NOT32r, X86::EAX,
10120                                                X86::GR32RegisterClass);
10121   case X86::ATOMOR32:
10122     return EmitAtomicBitwiseWithCustomInserter(MI, BB, X86::OR32rr,
10123                                                X86::OR32ri, X86::MOV32rm,
10124                                                X86::LCMPXCHG32,
10125                                                X86::NOT32r, X86::EAX,
10126                                                X86::GR32RegisterClass);
10127   case X86::ATOMXOR32:
10128     return EmitAtomicBitwiseWithCustomInserter(MI, BB, X86::XOR32rr,
10129                                                X86::XOR32ri, X86::MOV32rm,
10130                                                X86::LCMPXCHG32,
10131                                                X86::NOT32r, X86::EAX,
10132                                                X86::GR32RegisterClass);
10133   case X86::ATOMNAND32:
10134     return EmitAtomicBitwiseWithCustomInserter(MI, BB, X86::AND32rr,
10135                                                X86::AND32ri, X86::MOV32rm,
10136                                                X86::LCMPXCHG32,
10137                                                X86::NOT32r, X86::EAX,
10138                                                X86::GR32RegisterClass, true);
10139   case X86::ATOMMIN32:
10140     return EmitAtomicMinMaxWithCustomInserter(MI, BB, X86::CMOVL32rr);
10141   case X86::ATOMMAX32:
10142     return EmitAtomicMinMaxWithCustomInserter(MI, BB, X86::CMOVG32rr);
10143   case X86::ATOMUMIN32:
10144     return EmitAtomicMinMaxWithCustomInserter(MI, BB, X86::CMOVB32rr);
10145   case X86::ATOMUMAX32:
10146     return EmitAtomicMinMaxWithCustomInserter(MI, BB, X86::CMOVA32rr);
10147
10148   case X86::ATOMAND16:
10149     return EmitAtomicBitwiseWithCustomInserter(MI, BB, X86::AND16rr,
10150                                                X86::AND16ri, X86::MOV16rm,
10151                                                X86::LCMPXCHG16,
10152                                                X86::NOT16r, X86::AX,
10153                                                X86::GR16RegisterClass);
10154   case X86::ATOMOR16:
10155     return EmitAtomicBitwiseWithCustomInserter(MI, BB, X86::OR16rr,
10156                                                X86::OR16ri, X86::MOV16rm,
10157                                                X86::LCMPXCHG16,
10158                                                X86::NOT16r, X86::AX,
10159                                                X86::GR16RegisterClass);
10160   case X86::ATOMXOR16:
10161     return EmitAtomicBitwiseWithCustomInserter(MI, BB, X86::XOR16rr,
10162                                                X86::XOR16ri, X86::MOV16rm,
10163                                                X86::LCMPXCHG16,
10164                                                X86::NOT16r, X86::AX,
10165                                                X86::GR16RegisterClass);
10166   case X86::ATOMNAND16:
10167     return EmitAtomicBitwiseWithCustomInserter(MI, BB, X86::AND16rr,
10168                                                X86::AND16ri, X86::MOV16rm,
10169                                                X86::LCMPXCHG16,
10170                                                X86::NOT16r, X86::AX,
10171                                                X86::GR16RegisterClass, true);
10172   case X86::ATOMMIN16:
10173     return EmitAtomicMinMaxWithCustomInserter(MI, BB, X86::CMOVL16rr);
10174   case X86::ATOMMAX16:
10175     return EmitAtomicMinMaxWithCustomInserter(MI, BB, X86::CMOVG16rr);
10176   case X86::ATOMUMIN16:
10177     return EmitAtomicMinMaxWithCustomInserter(MI, BB, X86::CMOVB16rr);
10178   case X86::ATOMUMAX16:
10179     return EmitAtomicMinMaxWithCustomInserter(MI, BB, X86::CMOVA16rr);
10180
10181   case X86::ATOMAND8:
10182     return EmitAtomicBitwiseWithCustomInserter(MI, BB, X86::AND8rr,
10183                                                X86::AND8ri, X86::MOV8rm,
10184                                                X86::LCMPXCHG8,
10185                                                X86::NOT8r, X86::AL,
10186                                                X86::GR8RegisterClass);
10187   case X86::ATOMOR8:
10188     return EmitAtomicBitwiseWithCustomInserter(MI, BB, X86::OR8rr,
10189                                                X86::OR8ri, X86::MOV8rm,
10190                                                X86::LCMPXCHG8,
10191                                                X86::NOT8r, X86::AL,
10192                                                X86::GR8RegisterClass);
10193   case X86::ATOMXOR8:
10194     return EmitAtomicBitwiseWithCustomInserter(MI, BB, X86::XOR8rr,
10195                                                X86::XOR8ri, X86::MOV8rm,
10196                                                X86::LCMPXCHG8,
10197                                                X86::NOT8r, X86::AL,
10198                                                X86::GR8RegisterClass);
10199   case X86::ATOMNAND8:
10200     return EmitAtomicBitwiseWithCustomInserter(MI, BB, X86::AND8rr,
10201                                                X86::AND8ri, X86::MOV8rm,
10202                                                X86::LCMPXCHG8,
10203                                                X86::NOT8r, X86::AL,
10204                                                X86::GR8RegisterClass, true);
10205   // FIXME: There are no CMOV8 instructions; MIN/MAX need some other way.
10206   // This group is for 64-bit host.
10207   case X86::ATOMAND64:
10208     return EmitAtomicBitwiseWithCustomInserter(MI, BB, X86::AND64rr,
10209                                                X86::AND64ri32, X86::MOV64rm,
10210                                                X86::LCMPXCHG64,
10211                                                X86::NOT64r, X86::RAX,
10212                                                X86::GR64RegisterClass);
10213   case X86::ATOMOR64:
10214     return EmitAtomicBitwiseWithCustomInserter(MI, BB, X86::OR64rr,
10215                                                X86::OR64ri32, X86::MOV64rm,
10216                                                X86::LCMPXCHG64,
10217                                                X86::NOT64r, X86::RAX,
10218                                                X86::GR64RegisterClass);
10219   case X86::ATOMXOR64:
10220     return EmitAtomicBitwiseWithCustomInserter(MI, BB, X86::XOR64rr,
10221                                                X86::XOR64ri32, X86::MOV64rm,
10222                                                X86::LCMPXCHG64,
10223                                                X86::NOT64r, X86::RAX,
10224                                                X86::GR64RegisterClass);
10225   case X86::ATOMNAND64:
10226     return EmitAtomicBitwiseWithCustomInserter(MI, BB, X86::AND64rr,
10227                                                X86::AND64ri32, X86::MOV64rm,
10228                                                X86::LCMPXCHG64,
10229                                                X86::NOT64r, X86::RAX,
10230                                                X86::GR64RegisterClass, true);
10231   case X86::ATOMMIN64:
10232     return EmitAtomicMinMaxWithCustomInserter(MI, BB, X86::CMOVL64rr);
10233   case X86::ATOMMAX64:
10234     return EmitAtomicMinMaxWithCustomInserter(MI, BB, X86::CMOVG64rr);
10235   case X86::ATOMUMIN64:
10236     return EmitAtomicMinMaxWithCustomInserter(MI, BB, X86::CMOVB64rr);
10237   case X86::ATOMUMAX64:
10238     return EmitAtomicMinMaxWithCustomInserter(MI, BB, X86::CMOVA64rr);
10239
10240   // This group does 64-bit operations on a 32-bit host.
10241   case X86::ATOMAND6432:
10242     return EmitAtomicBit6432WithCustomInserter(MI, BB,
10243                                                X86::AND32rr, X86::AND32rr,
10244                                                X86::AND32ri, X86::AND32ri,
10245                                                false);
10246   case X86::ATOMOR6432:
10247     return EmitAtomicBit6432WithCustomInserter(MI, BB,
10248                                                X86::OR32rr, X86::OR32rr,
10249                                                X86::OR32ri, X86::OR32ri,
10250                                                false);
10251   case X86::ATOMXOR6432:
10252     return EmitAtomicBit6432WithCustomInserter(MI, BB,
10253                                                X86::XOR32rr, X86::XOR32rr,
10254                                                X86::XOR32ri, X86::XOR32ri,
10255                                                false);
10256   case X86::ATOMNAND6432:
10257     return EmitAtomicBit6432WithCustomInserter(MI, BB,
10258                                                X86::AND32rr, X86::AND32rr,
10259                                                X86::AND32ri, X86::AND32ri,
10260                                                true);
10261   case X86::ATOMADD6432:
10262     return EmitAtomicBit6432WithCustomInserter(MI, BB,
10263                                                X86::ADD32rr, X86::ADC32rr,
10264                                                X86::ADD32ri, X86::ADC32ri,
10265                                                false);
10266   case X86::ATOMSUB6432:
10267     return EmitAtomicBit6432WithCustomInserter(MI, BB,
10268                                                X86::SUB32rr, X86::SBB32rr,
10269                                                X86::SUB32ri, X86::SBB32ri,
10270                                                false);
10271   case X86::ATOMSWAP6432:
10272     return EmitAtomicBit6432WithCustomInserter(MI, BB,
10273                                                X86::MOV32rr, X86::MOV32rr,
10274                                                X86::MOV32ri, X86::MOV32ri,
10275                                                false);
10276   case X86::VASTART_SAVE_XMM_REGS:
10277     return EmitVAStartSaveXMMRegsWithCustomInserter(MI, BB);
10278
10279   case X86::VAARG_64:
10280     return EmitVAARG64WithCustomInserter(MI, BB);
10281   }
10282 }
10283
10284 //===----------------------------------------------------------------------===//
10285 //                           X86 Optimization Hooks
10286 //===----------------------------------------------------------------------===//
10287
10288 void X86TargetLowering::computeMaskedBitsForTargetNode(const SDValue Op,
10289                                                        const APInt &Mask,
10290                                                        APInt &KnownZero,
10291                                                        APInt &KnownOne,
10292                                                        const SelectionDAG &DAG,
10293                                                        unsigned Depth) const {
10294   unsigned Opc = Op.getOpcode();
10295   assert((Opc >= ISD::BUILTIN_OP_END ||
10296           Opc == ISD::INTRINSIC_WO_CHAIN ||
10297           Opc == ISD::INTRINSIC_W_CHAIN ||
10298           Opc == ISD::INTRINSIC_VOID) &&
10299          "Should use MaskedValueIsZero if you don't know whether Op"
10300          " is a target node!");
10301
10302   KnownZero = KnownOne = APInt(Mask.getBitWidth(), 0);   // Don't know anything.
10303   switch (Opc) {
10304   default: break;
10305   case X86ISD::ADD:
10306   case X86ISD::SUB:
10307   case X86ISD::SMUL:
10308   case X86ISD::UMUL:
10309   case X86ISD::INC:
10310   case X86ISD::DEC:
10311   case X86ISD::OR:
10312   case X86ISD::XOR:
10313   case X86ISD::AND:
10314     // These nodes' second result is a boolean.
10315     if (Op.getResNo() == 0)
10316       break;
10317     // Fallthrough
10318   case X86ISD::SETCC:
10319     KnownZero |= APInt::getHighBitsSet(Mask.getBitWidth(),
10320                                        Mask.getBitWidth() - 1);
10321     break;
10322   }
10323 }
10324
10325 unsigned X86TargetLowering::ComputeNumSignBitsForTargetNode(SDValue Op,
10326                                                          unsigned Depth) const {
10327   // SETCC_CARRY sets the dest to ~0 for true or 0 for false.
10328   if (Op.getOpcode() == X86ISD::SETCC_CARRY)
10329     return Op.getValueType().getScalarType().getSizeInBits();
10330
10331   // Fallback case.
10332   return 1;
10333 }
10334
10335 /// isGAPlusOffset - Returns true (and the GlobalValue and the offset) if the
10336 /// node is a GlobalAddress + offset.
10337 bool X86TargetLowering::isGAPlusOffset(SDNode *N,
10338                                        const GlobalValue* &GA,
10339                                        int64_t &Offset) const {
10340   if (N->getOpcode() == X86ISD::Wrapper) {
10341     if (isa<GlobalAddressSDNode>(N->getOperand(0))) {
10342       GA = cast<GlobalAddressSDNode>(N->getOperand(0))->getGlobal();
10343       Offset = cast<GlobalAddressSDNode>(N->getOperand(0))->getOffset();
10344       return true;
10345     }
10346   }
10347   return TargetLowering::isGAPlusOffset(N, GA, Offset);
10348 }
10349
10350 /// PerformShuffleCombine - Combine a vector_shuffle that is equal to
10351 /// build_vector load1, load2, load3, load4, <0, 1, 2, 3> into a 128-bit load
10352 /// if the load addresses are consecutive, non-overlapping, and in the right
10353 /// order.
10354 static SDValue PerformShuffleCombine(SDNode *N, SelectionDAG &DAG,
10355                                      const TargetLowering &TLI) {
10356   DebugLoc dl = N->getDebugLoc();
10357   EVT VT = N->getValueType(0);
10358
10359   if (VT.getSizeInBits() != 128)
10360     return SDValue();
10361
10362   SmallVector<SDValue, 16> Elts;
10363   for (unsigned i = 0, e = VT.getVectorNumElements(); i != e; ++i)
10364     Elts.push_back(getShuffleScalarElt(N, i, DAG, 0));
10365
10366   return EltsFromConsecutiveLoads(VT, Elts, dl, DAG);
10367 }
10368
10369 /// PerformEXTRACT_VECTOR_ELTCombine - Detect vector gather/scatter index
10370 /// generation and convert it from being a bunch of shuffles and extracts
10371 /// to a simple store and scalar loads to extract the elements.
10372 static SDValue PerformEXTRACT_VECTOR_ELTCombine(SDNode *N, SelectionDAG &DAG,
10373                                                 const TargetLowering &TLI) {
10374   SDValue InputVector = N->getOperand(0);
10375
10376   // Only operate on vectors of 4 elements, where the alternative shuffling
10377   // gets to be more expensive.
10378   if (InputVector.getValueType() != MVT::v4i32)
10379     return SDValue();
10380
10381   // Check whether every use of InputVector is an EXTRACT_VECTOR_ELT with a
10382   // single use which is a sign-extend or zero-extend, and all elements are
10383   // used.
10384   SmallVector<SDNode *, 4> Uses;
10385   unsigned ExtractedElements = 0;
10386   for (SDNode::use_iterator UI = InputVector.getNode()->use_begin(),
10387        UE = InputVector.getNode()->use_end(); UI != UE; ++UI) {
10388     if (UI.getUse().getResNo() != InputVector.getResNo())
10389       return SDValue();
10390
10391     SDNode *Extract = *UI;
10392     if (Extract->getOpcode() != ISD::EXTRACT_VECTOR_ELT)
10393       return SDValue();
10394
10395     if (Extract->getValueType(0) != MVT::i32)
10396       return SDValue();
10397     if (!Extract->hasOneUse())
10398       return SDValue();
10399     if (Extract->use_begin()->getOpcode() != ISD::SIGN_EXTEND &&
10400         Extract->use_begin()->getOpcode() != ISD::ZERO_EXTEND)
10401       return SDValue();
10402     if (!isa<ConstantSDNode>(Extract->getOperand(1)))
10403       return SDValue();
10404
10405     // Record which element was extracted.
10406     ExtractedElements |=
10407       1 << cast<ConstantSDNode>(Extract->getOperand(1))->getZExtValue();
10408
10409     Uses.push_back(Extract);
10410   }
10411
10412   // If not all the elements were used, this may not be worthwhile.
10413   if (ExtractedElements != 15)
10414     return SDValue();
10415
10416   // Ok, we've now decided to do the transformation.
10417   DebugLoc dl = InputVector.getDebugLoc();
10418
10419   // Store the value to a temporary stack slot.
10420   SDValue StackPtr = DAG.CreateStackTemporary(InputVector.getValueType());
10421   SDValue Ch = DAG.getStore(DAG.getEntryNode(), dl, InputVector, StackPtr,
10422                             MachinePointerInfo(), false, false, 0);
10423
10424   // Replace each use (extract) with a load of the appropriate element.
10425   for (SmallVectorImpl<SDNode *>::iterator UI = Uses.begin(),
10426        UE = Uses.end(); UI != UE; ++UI) {
10427     SDNode *Extract = *UI;
10428
10429     // Compute the element's address.
10430     SDValue Idx = Extract->getOperand(1);
10431     unsigned EltSize =
10432         InputVector.getValueType().getVectorElementType().getSizeInBits()/8;
10433     uint64_t Offset = EltSize * cast<ConstantSDNode>(Idx)->getZExtValue();
10434     SDValue OffsetVal = DAG.getConstant(Offset, TLI.getPointerTy());
10435
10436     SDValue ScalarAddr = DAG.getNode(ISD::ADD, dl, Idx.getValueType(),
10437                                      StackPtr, OffsetVal);
10438
10439     // Load the scalar.
10440     SDValue LoadScalar = DAG.getLoad(Extract->getValueType(0), dl, Ch,
10441                                      ScalarAddr, MachinePointerInfo(),
10442                                      false, false, 0);
10443
10444     // Replace the exact with the load.
10445     DAG.ReplaceAllUsesOfValueWith(SDValue(Extract, 0), LoadScalar);
10446   }
10447
10448   // The replacement was made in place; don't return anything.
10449   return SDValue();
10450 }
10451
10452 /// PerformSELECTCombine - Do target-specific dag combines on SELECT nodes.
10453 static SDValue PerformSELECTCombine(SDNode *N, SelectionDAG &DAG,
10454                                     const X86Subtarget *Subtarget) {
10455   DebugLoc DL = N->getDebugLoc();
10456   SDValue Cond = N->getOperand(0);
10457   // Get the LHS/RHS of the select.
10458   SDValue LHS = N->getOperand(1);
10459   SDValue RHS = N->getOperand(2);
10460
10461   // If we have SSE[12] support, try to form min/max nodes. SSE min/max
10462   // instructions match the semantics of the common C idiom x<y?x:y but not
10463   // x<=y?x:y, because of how they handle negative zero (which can be
10464   // ignored in unsafe-math mode).
10465   if (Subtarget->hasSSE2() &&
10466       (LHS.getValueType() == MVT::f32 || LHS.getValueType() == MVT::f64) &&
10467       Cond.getOpcode() == ISD::SETCC) {
10468     ISD::CondCode CC = cast<CondCodeSDNode>(Cond.getOperand(2))->get();
10469
10470     unsigned Opcode = 0;
10471     // Check for x CC y ? x : y.
10472     if (DAG.isEqualTo(LHS, Cond.getOperand(0)) &&
10473         DAG.isEqualTo(RHS, Cond.getOperand(1))) {
10474       switch (CC) {
10475       default: break;
10476       case ISD::SETULT:
10477         // Converting this to a min would handle NaNs incorrectly, and swapping
10478         // the operands would cause it to handle comparisons between positive
10479         // and negative zero incorrectly.
10480         if (!DAG.isKnownNeverNaN(LHS) || !DAG.isKnownNeverNaN(RHS)) {
10481           if (!UnsafeFPMath &&
10482               !(DAG.isKnownNeverZero(LHS) || DAG.isKnownNeverZero(RHS)))
10483             break;
10484           std::swap(LHS, RHS);
10485         }
10486         Opcode = X86ISD::FMIN;
10487         break;
10488       case ISD::SETOLE:
10489         // Converting this to a min would handle comparisons between positive
10490         // and negative zero incorrectly.
10491         if (!UnsafeFPMath &&
10492             !DAG.isKnownNeverZero(LHS) && !DAG.isKnownNeverZero(RHS))
10493           break;
10494         Opcode = X86ISD::FMIN;
10495         break;
10496       case ISD::SETULE:
10497         // Converting this to a min would handle both negative zeros and NaNs
10498         // incorrectly, but we can swap the operands to fix both.
10499         std::swap(LHS, RHS);
10500       case ISD::SETOLT:
10501       case ISD::SETLT:
10502       case ISD::SETLE:
10503         Opcode = X86ISD::FMIN;
10504         break;
10505
10506       case ISD::SETOGE:
10507         // Converting this to a max would handle comparisons between positive
10508         // and negative zero incorrectly.
10509         if (!UnsafeFPMath &&
10510             !DAG.isKnownNeverZero(LHS) && !DAG.isKnownNeverZero(LHS))
10511           break;
10512         Opcode = X86ISD::FMAX;
10513         break;
10514       case ISD::SETUGT:
10515         // Converting this to a max would handle NaNs incorrectly, and swapping
10516         // the operands would cause it to handle comparisons between positive
10517         // and negative zero incorrectly.
10518         if (!DAG.isKnownNeverNaN(LHS) || !DAG.isKnownNeverNaN(RHS)) {
10519           if (!UnsafeFPMath &&
10520               !(DAG.isKnownNeverZero(LHS) || DAG.isKnownNeverZero(RHS)))
10521             break;
10522           std::swap(LHS, RHS);
10523         }
10524         Opcode = X86ISD::FMAX;
10525         break;
10526       case ISD::SETUGE:
10527         // Converting this to a max would handle both negative zeros and NaNs
10528         // incorrectly, but we can swap the operands to fix both.
10529         std::swap(LHS, RHS);
10530       case ISD::SETOGT:
10531       case ISD::SETGT:
10532       case ISD::SETGE:
10533         Opcode = X86ISD::FMAX;
10534         break;
10535       }
10536     // Check for x CC y ? y : x -- a min/max with reversed arms.
10537     } else if (DAG.isEqualTo(LHS, Cond.getOperand(1)) &&
10538                DAG.isEqualTo(RHS, Cond.getOperand(0))) {
10539       switch (CC) {
10540       default: break;
10541       case ISD::SETOGE:
10542         // Converting this to a min would handle comparisons between positive
10543         // and negative zero incorrectly, and swapping the operands would
10544         // cause it to handle NaNs incorrectly.
10545         if (!UnsafeFPMath &&
10546             !(DAG.isKnownNeverZero(LHS) || DAG.isKnownNeverZero(RHS))) {
10547           if (!DAG.isKnownNeverNaN(LHS) || !DAG.isKnownNeverNaN(RHS))
10548             break;
10549           std::swap(LHS, RHS);
10550         }
10551         Opcode = X86ISD::FMIN;
10552         break;
10553       case ISD::SETUGT:
10554         // Converting this to a min would handle NaNs incorrectly.
10555         if (!UnsafeFPMath &&
10556             (!DAG.isKnownNeverNaN(LHS) || !DAG.isKnownNeverNaN(RHS)))
10557           break;
10558         Opcode = X86ISD::FMIN;
10559         break;
10560       case ISD::SETUGE:
10561         // Converting this to a min would handle both negative zeros and NaNs
10562         // incorrectly, but we can swap the operands to fix both.
10563         std::swap(LHS, RHS);
10564       case ISD::SETOGT:
10565       case ISD::SETGT:
10566       case ISD::SETGE:
10567         Opcode = X86ISD::FMIN;
10568         break;
10569
10570       case ISD::SETULT:
10571         // Converting this to a max would handle NaNs incorrectly.
10572         if (!DAG.isKnownNeverNaN(LHS) || !DAG.isKnownNeverNaN(RHS))
10573           break;
10574         Opcode = X86ISD::FMAX;
10575         break;
10576       case ISD::SETOLE:
10577         // Converting this to a max would handle comparisons between positive
10578         // and negative zero incorrectly, and swapping the operands would
10579         // cause it to handle NaNs incorrectly.
10580         if (!UnsafeFPMath &&
10581             !DAG.isKnownNeverZero(LHS) && !DAG.isKnownNeverZero(RHS)) {
10582           if (!DAG.isKnownNeverNaN(LHS) || !DAG.isKnownNeverNaN(RHS))
10583             break;
10584           std::swap(LHS, RHS);
10585         }
10586         Opcode = X86ISD::FMAX;
10587         break;
10588       case ISD::SETULE:
10589         // Converting this to a max would handle both negative zeros and NaNs
10590         // incorrectly, but we can swap the operands to fix both.
10591         std::swap(LHS, RHS);
10592       case ISD::SETOLT:
10593       case ISD::SETLT:
10594       case ISD::SETLE:
10595         Opcode = X86ISD::FMAX;
10596         break;
10597       }
10598     }
10599
10600     if (Opcode)
10601       return DAG.getNode(Opcode, DL, N->getValueType(0), LHS, RHS);
10602   }
10603
10604   // If this is a select between two integer constants, try to do some
10605   // optimizations.
10606   if (ConstantSDNode *TrueC = dyn_cast<ConstantSDNode>(LHS)) {
10607     if (ConstantSDNode *FalseC = dyn_cast<ConstantSDNode>(RHS))
10608       // Don't do this for crazy integer types.
10609       if (DAG.getTargetLoweringInfo().isTypeLegal(LHS.getValueType())) {
10610         // If this is efficiently invertible, canonicalize the LHSC/RHSC values
10611         // so that TrueC (the true value) is larger than FalseC.
10612         bool NeedsCondInvert = false;
10613
10614         if (TrueC->getAPIntValue().ult(FalseC->getAPIntValue()) &&
10615             // Efficiently invertible.
10616             (Cond.getOpcode() == ISD::SETCC ||  // setcc -> invertible.
10617              (Cond.getOpcode() == ISD::XOR &&   // xor(X, C) -> invertible.
10618               isa<ConstantSDNode>(Cond.getOperand(1))))) {
10619           NeedsCondInvert = true;
10620           std::swap(TrueC, FalseC);
10621         }
10622
10623         // Optimize C ? 8 : 0 -> zext(C) << 3.  Likewise for any pow2/0.
10624         if (FalseC->getAPIntValue() == 0 &&
10625             TrueC->getAPIntValue().isPowerOf2()) {
10626           if (NeedsCondInvert) // Invert the condition if needed.
10627             Cond = DAG.getNode(ISD::XOR, DL, Cond.getValueType(), Cond,
10628                                DAG.getConstant(1, Cond.getValueType()));
10629
10630           // Zero extend the condition if needed.
10631           Cond = DAG.getNode(ISD::ZERO_EXTEND, DL, LHS.getValueType(), Cond);
10632
10633           unsigned ShAmt = TrueC->getAPIntValue().logBase2();
10634           return DAG.getNode(ISD::SHL, DL, LHS.getValueType(), Cond,
10635                              DAG.getConstant(ShAmt, MVT::i8));
10636         }
10637
10638         // Optimize Cond ? cst+1 : cst -> zext(setcc(C)+cst.
10639         if (FalseC->getAPIntValue()+1 == TrueC->getAPIntValue()) {
10640           if (NeedsCondInvert) // Invert the condition if needed.
10641             Cond = DAG.getNode(ISD::XOR, DL, Cond.getValueType(), Cond,
10642                                DAG.getConstant(1, Cond.getValueType()));
10643
10644           // Zero extend the condition if needed.
10645           Cond = DAG.getNode(ISD::ZERO_EXTEND, DL,
10646                              FalseC->getValueType(0), Cond);
10647           return DAG.getNode(ISD::ADD, DL, Cond.getValueType(), Cond,
10648                              SDValue(FalseC, 0));
10649         }
10650
10651         // Optimize cases that will turn into an LEA instruction.  This requires
10652         // an i32 or i64 and an efficient multiplier (1, 2, 3, 4, 5, 8, 9).
10653         if (N->getValueType(0) == MVT::i32 || N->getValueType(0) == MVT::i64) {
10654           uint64_t Diff = TrueC->getZExtValue()-FalseC->getZExtValue();
10655           if (N->getValueType(0) == MVT::i32) Diff = (unsigned)Diff;
10656
10657           bool isFastMultiplier = false;
10658           if (Diff < 10) {
10659             switch ((unsigned char)Diff) {
10660               default: break;
10661               case 1:  // result = add base, cond
10662               case 2:  // result = lea base(    , cond*2)
10663               case 3:  // result = lea base(cond, cond*2)
10664               case 4:  // result = lea base(    , cond*4)
10665               case 5:  // result = lea base(cond, cond*4)
10666               case 8:  // result = lea base(    , cond*8)
10667               case 9:  // result = lea base(cond, cond*8)
10668                 isFastMultiplier = true;
10669                 break;
10670             }
10671           }
10672
10673           if (isFastMultiplier) {
10674             APInt Diff = TrueC->getAPIntValue()-FalseC->getAPIntValue();
10675             if (NeedsCondInvert) // Invert the condition if needed.
10676               Cond = DAG.getNode(ISD::XOR, DL, Cond.getValueType(), Cond,
10677                                  DAG.getConstant(1, Cond.getValueType()));
10678
10679             // Zero extend the condition if needed.
10680             Cond = DAG.getNode(ISD::ZERO_EXTEND, DL, FalseC->getValueType(0),
10681                                Cond);
10682             // Scale the condition by the difference.
10683             if (Diff != 1)
10684               Cond = DAG.getNode(ISD::MUL, DL, Cond.getValueType(), Cond,
10685                                  DAG.getConstant(Diff, Cond.getValueType()));
10686
10687             // Add the base if non-zero.
10688             if (FalseC->getAPIntValue() != 0)
10689               Cond = DAG.getNode(ISD::ADD, DL, Cond.getValueType(), Cond,
10690                                  SDValue(FalseC, 0));
10691             return Cond;
10692           }
10693         }
10694       }
10695   }
10696
10697   return SDValue();
10698 }
10699
10700 /// Optimize X86ISD::CMOV [LHS, RHS, CONDCODE (e.g. X86::COND_NE), CONDVAL]
10701 static SDValue PerformCMOVCombine(SDNode *N, SelectionDAG &DAG,
10702                                   TargetLowering::DAGCombinerInfo &DCI) {
10703   DebugLoc DL = N->getDebugLoc();
10704
10705   // If the flag operand isn't dead, don't touch this CMOV.
10706   if (N->getNumValues() == 2 && !SDValue(N, 1).use_empty())
10707     return SDValue();
10708
10709   // If this is a select between two integer constants, try to do some
10710   // optimizations.  Note that the operands are ordered the opposite of SELECT
10711   // operands.
10712   if (ConstantSDNode *TrueC = dyn_cast<ConstantSDNode>(N->getOperand(1))) {
10713     if (ConstantSDNode *FalseC = dyn_cast<ConstantSDNode>(N->getOperand(0))) {
10714       // Canonicalize the TrueC/FalseC values so that TrueC (the true value) is
10715       // larger than FalseC (the false value).
10716       X86::CondCode CC = (X86::CondCode)N->getConstantOperandVal(2);
10717
10718       if (TrueC->getAPIntValue().ult(FalseC->getAPIntValue())) {
10719         CC = X86::GetOppositeBranchCondition(CC);
10720         std::swap(TrueC, FalseC);
10721       }
10722
10723       // Optimize C ? 8 : 0 -> zext(setcc(C)) << 3.  Likewise for any pow2/0.
10724       // This is efficient for any integer data type (including i8/i16) and
10725       // shift amount.
10726       if (FalseC->getAPIntValue() == 0 && TrueC->getAPIntValue().isPowerOf2()) {
10727         SDValue Cond = N->getOperand(3);
10728         Cond = DAG.getNode(X86ISD::SETCC, DL, MVT::i8,
10729                            DAG.getConstant(CC, MVT::i8), Cond);
10730
10731         // Zero extend the condition if needed.
10732         Cond = DAG.getNode(ISD::ZERO_EXTEND, DL, TrueC->getValueType(0), Cond);
10733
10734         unsigned ShAmt = TrueC->getAPIntValue().logBase2();
10735         Cond = DAG.getNode(ISD::SHL, DL, Cond.getValueType(), Cond,
10736                            DAG.getConstant(ShAmt, MVT::i8));
10737         if (N->getNumValues() == 2)  // Dead flag value?
10738           return DCI.CombineTo(N, Cond, SDValue());
10739         return Cond;
10740       }
10741
10742       // Optimize Cond ? cst+1 : cst -> zext(setcc(C)+cst.  This is efficient
10743       // for any integer data type, including i8/i16.
10744       if (FalseC->getAPIntValue()+1 == TrueC->getAPIntValue()) {
10745         SDValue Cond = N->getOperand(3);
10746         Cond = DAG.getNode(X86ISD::SETCC, DL, MVT::i8,
10747                            DAG.getConstant(CC, MVT::i8), Cond);
10748
10749         // Zero extend the condition if needed.
10750         Cond = DAG.getNode(ISD::ZERO_EXTEND, DL,
10751                            FalseC->getValueType(0), Cond);
10752         Cond = DAG.getNode(ISD::ADD, DL, Cond.getValueType(), Cond,
10753                            SDValue(FalseC, 0));
10754
10755         if (N->getNumValues() == 2)  // Dead flag value?
10756           return DCI.CombineTo(N, Cond, SDValue());
10757         return Cond;
10758       }
10759
10760       // Optimize cases that will turn into an LEA instruction.  This requires
10761       // an i32 or i64 and an efficient multiplier (1, 2, 3, 4, 5, 8, 9).
10762       if (N->getValueType(0) == MVT::i32 || N->getValueType(0) == MVT::i64) {
10763         uint64_t Diff = TrueC->getZExtValue()-FalseC->getZExtValue();
10764         if (N->getValueType(0) == MVT::i32) Diff = (unsigned)Diff;
10765
10766         bool isFastMultiplier = false;
10767         if (Diff < 10) {
10768           switch ((unsigned char)Diff) {
10769           default: break;
10770           case 1:  // result = add base, cond
10771           case 2:  // result = lea base(    , cond*2)
10772           case 3:  // result = lea base(cond, cond*2)
10773           case 4:  // result = lea base(    , cond*4)
10774           case 5:  // result = lea base(cond, cond*4)
10775           case 8:  // result = lea base(    , cond*8)
10776           case 9:  // result = lea base(cond, cond*8)
10777             isFastMultiplier = true;
10778             break;
10779           }
10780         }
10781
10782         if (isFastMultiplier) {
10783           APInt Diff = TrueC->getAPIntValue()-FalseC->getAPIntValue();
10784           SDValue Cond = N->getOperand(3);
10785           Cond = DAG.getNode(X86ISD::SETCC, DL, MVT::i8,
10786                              DAG.getConstant(CC, MVT::i8), Cond);
10787           // Zero extend the condition if needed.
10788           Cond = DAG.getNode(ISD::ZERO_EXTEND, DL, FalseC->getValueType(0),
10789                              Cond);
10790           // Scale the condition by the difference.
10791           if (Diff != 1)
10792             Cond = DAG.getNode(ISD::MUL, DL, Cond.getValueType(), Cond,
10793                                DAG.getConstant(Diff, Cond.getValueType()));
10794
10795           // Add the base if non-zero.
10796           if (FalseC->getAPIntValue() != 0)
10797             Cond = DAG.getNode(ISD::ADD, DL, Cond.getValueType(), Cond,
10798                                SDValue(FalseC, 0));
10799           if (N->getNumValues() == 2)  // Dead flag value?
10800             return DCI.CombineTo(N, Cond, SDValue());
10801           return Cond;
10802         }
10803       }
10804     }
10805   }
10806   return SDValue();
10807 }
10808
10809
10810 /// PerformMulCombine - Optimize a single multiply with constant into two
10811 /// in order to implement it with two cheaper instructions, e.g.
10812 /// LEA + SHL, LEA + LEA.
10813 static SDValue PerformMulCombine(SDNode *N, SelectionDAG &DAG,
10814                                  TargetLowering::DAGCombinerInfo &DCI) {
10815   if (DCI.isBeforeLegalize() || DCI.isCalledByLegalizer())
10816     return SDValue();
10817
10818   EVT VT = N->getValueType(0);
10819   if (VT != MVT::i64)
10820     return SDValue();
10821
10822   ConstantSDNode *C = dyn_cast<ConstantSDNode>(N->getOperand(1));
10823   if (!C)
10824     return SDValue();
10825   uint64_t MulAmt = C->getZExtValue();
10826   if (isPowerOf2_64(MulAmt) || MulAmt == 3 || MulAmt == 5 || MulAmt == 9)
10827     return SDValue();
10828
10829   uint64_t MulAmt1 = 0;
10830   uint64_t MulAmt2 = 0;
10831   if ((MulAmt % 9) == 0) {
10832     MulAmt1 = 9;
10833     MulAmt2 = MulAmt / 9;
10834   } else if ((MulAmt % 5) == 0) {
10835     MulAmt1 = 5;
10836     MulAmt2 = MulAmt / 5;
10837   } else if ((MulAmt % 3) == 0) {
10838     MulAmt1 = 3;
10839     MulAmt2 = MulAmt / 3;
10840   }
10841   if (MulAmt2 &&
10842       (isPowerOf2_64(MulAmt2) || MulAmt2 == 3 || MulAmt2 == 5 || MulAmt2 == 9)){
10843     DebugLoc DL = N->getDebugLoc();
10844
10845     if (isPowerOf2_64(MulAmt2) &&
10846         !(N->hasOneUse() && N->use_begin()->getOpcode() == ISD::ADD))
10847       // If second multiplifer is pow2, issue it first. We want the multiply by
10848       // 3, 5, or 9 to be folded into the addressing mode unless the lone use
10849       // is an add.
10850       std::swap(MulAmt1, MulAmt2);
10851
10852     SDValue NewMul;
10853     if (isPowerOf2_64(MulAmt1))
10854       NewMul = DAG.getNode(ISD::SHL, DL, VT, N->getOperand(0),
10855                            DAG.getConstant(Log2_64(MulAmt1), MVT::i8));
10856     else
10857       NewMul = DAG.getNode(X86ISD::MUL_IMM, DL, VT, N->getOperand(0),
10858                            DAG.getConstant(MulAmt1, VT));
10859
10860     if (isPowerOf2_64(MulAmt2))
10861       NewMul = DAG.getNode(ISD::SHL, DL, VT, NewMul,
10862                            DAG.getConstant(Log2_64(MulAmt2), MVT::i8));
10863     else
10864       NewMul = DAG.getNode(X86ISD::MUL_IMM, DL, VT, NewMul,
10865                            DAG.getConstant(MulAmt2, VT));
10866
10867     // Do not add new nodes to DAG combiner worklist.
10868     DCI.CombineTo(N, NewMul, false);
10869   }
10870   return SDValue();
10871 }
10872
10873 static SDValue PerformSHLCombine(SDNode *N, SelectionDAG &DAG) {
10874   SDValue N0 = N->getOperand(0);
10875   SDValue N1 = N->getOperand(1);
10876   ConstantSDNode *N1C = dyn_cast<ConstantSDNode>(N1);
10877   EVT VT = N0.getValueType();
10878
10879   // fold (shl (and (setcc_c), c1), c2) -> (and setcc_c, (c1 << c2))
10880   // since the result of setcc_c is all zero's or all ones.
10881   if (N1C && N0.getOpcode() == ISD::AND &&
10882       N0.getOperand(1).getOpcode() == ISD::Constant) {
10883     SDValue N00 = N0.getOperand(0);
10884     if (N00.getOpcode() == X86ISD::SETCC_CARRY ||
10885         ((N00.getOpcode() == ISD::ANY_EXTEND ||
10886           N00.getOpcode() == ISD::ZERO_EXTEND) &&
10887          N00.getOperand(0).getOpcode() == X86ISD::SETCC_CARRY)) {
10888       APInt Mask = cast<ConstantSDNode>(N0.getOperand(1))->getAPIntValue();
10889       APInt ShAmt = N1C->getAPIntValue();
10890       Mask = Mask.shl(ShAmt);
10891       if (Mask != 0)
10892         return DAG.getNode(ISD::AND, N->getDebugLoc(), VT,
10893                            N00, DAG.getConstant(Mask, VT));
10894     }
10895   }
10896
10897   return SDValue();
10898 }
10899
10900 /// PerformShiftCombine - Transforms vector shift nodes to use vector shifts
10901 ///                       when possible.
10902 static SDValue PerformShiftCombine(SDNode* N, SelectionDAG &DAG,
10903                                    const X86Subtarget *Subtarget) {
10904   EVT VT = N->getValueType(0);
10905   if (!VT.isVector() && VT.isInteger() &&
10906       N->getOpcode() == ISD::SHL)
10907     return PerformSHLCombine(N, DAG);
10908
10909   // On X86 with SSE2 support, we can transform this to a vector shift if
10910   // all elements are shifted by the same amount.  We can't do this in legalize
10911   // because the a constant vector is typically transformed to a constant pool
10912   // so we have no knowledge of the shift amount.
10913   if (!Subtarget->hasSSE2())
10914     return SDValue();
10915
10916   if (VT != MVT::v2i64 && VT != MVT::v4i32 && VT != MVT::v8i16)
10917     return SDValue();
10918
10919   SDValue ShAmtOp = N->getOperand(1);
10920   EVT EltVT = VT.getVectorElementType();
10921   DebugLoc DL = N->getDebugLoc();
10922   SDValue BaseShAmt = SDValue();
10923   if (ShAmtOp.getOpcode() == ISD::BUILD_VECTOR) {
10924     unsigned NumElts = VT.getVectorNumElements();
10925     unsigned i = 0;
10926     for (; i != NumElts; ++i) {
10927       SDValue Arg = ShAmtOp.getOperand(i);
10928       if (Arg.getOpcode() == ISD::UNDEF) continue;
10929       BaseShAmt = Arg;
10930       break;
10931     }
10932     for (; i != NumElts; ++i) {
10933       SDValue Arg = ShAmtOp.getOperand(i);
10934       if (Arg.getOpcode() == ISD::UNDEF) continue;
10935       if (Arg != BaseShAmt) {
10936         return SDValue();
10937       }
10938     }
10939   } else if (ShAmtOp.getOpcode() == ISD::VECTOR_SHUFFLE &&
10940              cast<ShuffleVectorSDNode>(ShAmtOp)->isSplat()) {
10941     SDValue InVec = ShAmtOp.getOperand(0);
10942     if (InVec.getOpcode() == ISD::BUILD_VECTOR) {
10943       unsigned NumElts = InVec.getValueType().getVectorNumElements();
10944       unsigned i = 0;
10945       for (; i != NumElts; ++i) {
10946         SDValue Arg = InVec.getOperand(i);
10947         if (Arg.getOpcode() == ISD::UNDEF) continue;
10948         BaseShAmt = Arg;
10949         break;
10950       }
10951     } else if (InVec.getOpcode() == ISD::INSERT_VECTOR_ELT) {
10952        if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(InVec.getOperand(2))) {
10953          unsigned SplatIdx= cast<ShuffleVectorSDNode>(ShAmtOp)->getSplatIndex();
10954          if (C->getZExtValue() == SplatIdx)
10955            BaseShAmt = InVec.getOperand(1);
10956        }
10957     }
10958     if (BaseShAmt.getNode() == 0)
10959       BaseShAmt = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, DL, EltVT, ShAmtOp,
10960                               DAG.getIntPtrConstant(0));
10961   } else
10962     return SDValue();
10963
10964   // The shift amount is an i32.
10965   if (EltVT.bitsGT(MVT::i32))
10966     BaseShAmt = DAG.getNode(ISD::TRUNCATE, DL, MVT::i32, BaseShAmt);
10967   else if (EltVT.bitsLT(MVT::i32))
10968     BaseShAmt = DAG.getNode(ISD::ZERO_EXTEND, DL, MVT::i32, BaseShAmt);
10969
10970   // The shift amount is identical so we can do a vector shift.
10971   SDValue  ValOp = N->getOperand(0);
10972   switch (N->getOpcode()) {
10973   default:
10974     llvm_unreachable("Unknown shift opcode!");
10975     break;
10976   case ISD::SHL:
10977     if (VT == MVT::v2i64)
10978       return DAG.getNode(ISD::INTRINSIC_WO_CHAIN, DL, VT,
10979                          DAG.getConstant(Intrinsic::x86_sse2_pslli_q, MVT::i32),
10980                          ValOp, BaseShAmt);
10981     if (VT == MVT::v4i32)
10982       return DAG.getNode(ISD::INTRINSIC_WO_CHAIN, DL, VT,
10983                          DAG.getConstant(Intrinsic::x86_sse2_pslli_d, MVT::i32),
10984                          ValOp, BaseShAmt);
10985     if (VT == MVT::v8i16)
10986       return DAG.getNode(ISD::INTRINSIC_WO_CHAIN, DL, VT,
10987                          DAG.getConstant(Intrinsic::x86_sse2_pslli_w, MVT::i32),
10988                          ValOp, BaseShAmt);
10989     break;
10990   case ISD::SRA:
10991     if (VT == MVT::v4i32)
10992       return DAG.getNode(ISD::INTRINSIC_WO_CHAIN, DL, VT,
10993                          DAG.getConstant(Intrinsic::x86_sse2_psrai_d, MVT::i32),
10994                          ValOp, BaseShAmt);
10995     if (VT == MVT::v8i16)
10996       return DAG.getNode(ISD::INTRINSIC_WO_CHAIN, DL, VT,
10997                          DAG.getConstant(Intrinsic::x86_sse2_psrai_w, MVT::i32),
10998                          ValOp, BaseShAmt);
10999     break;
11000   case ISD::SRL:
11001     if (VT == MVT::v2i64)
11002       return DAG.getNode(ISD::INTRINSIC_WO_CHAIN, DL, VT,
11003                          DAG.getConstant(Intrinsic::x86_sse2_psrli_q, MVT::i32),
11004                          ValOp, BaseShAmt);
11005     if (VT == MVT::v4i32)
11006       return DAG.getNode(ISD::INTRINSIC_WO_CHAIN, DL, VT,
11007                          DAG.getConstant(Intrinsic::x86_sse2_psrli_d, MVT::i32),
11008                          ValOp, BaseShAmt);
11009     if (VT ==  MVT::v8i16)
11010       return DAG.getNode(ISD::INTRINSIC_WO_CHAIN, DL, VT,
11011                          DAG.getConstant(Intrinsic::x86_sse2_psrli_w, MVT::i32),
11012                          ValOp, BaseShAmt);
11013     break;
11014   }
11015   return SDValue();
11016 }
11017
11018 static SDValue PerformOrCombine(SDNode *N, SelectionDAG &DAG,
11019                                 TargetLowering::DAGCombinerInfo &DCI,
11020                                 const X86Subtarget *Subtarget) {
11021   if (DCI.isBeforeLegalizeOps())
11022     return SDValue();
11023
11024   EVT VT = N->getValueType(0);
11025   if (VT != MVT::i16 && VT != MVT::i32 && VT != MVT::i64)
11026     return SDValue();
11027
11028   // fold (or (x << c) | (y >> (64 - c))) ==> (shld64 x, y, c)
11029   SDValue N0 = N->getOperand(0);
11030   SDValue N1 = N->getOperand(1);
11031   if (N0.getOpcode() == ISD::SRL && N1.getOpcode() == ISD::SHL)
11032     std::swap(N0, N1);
11033   if (N0.getOpcode() != ISD::SHL || N1.getOpcode() != ISD::SRL)
11034     return SDValue();
11035   if (!N0.hasOneUse() || !N1.hasOneUse())
11036     return SDValue();
11037
11038   SDValue ShAmt0 = N0.getOperand(1);
11039   if (ShAmt0.getValueType() != MVT::i8)
11040     return SDValue();
11041   SDValue ShAmt1 = N1.getOperand(1);
11042   if (ShAmt1.getValueType() != MVT::i8)
11043     return SDValue();
11044   if (ShAmt0.getOpcode() == ISD::TRUNCATE)
11045     ShAmt0 = ShAmt0.getOperand(0);
11046   if (ShAmt1.getOpcode() == ISD::TRUNCATE)
11047     ShAmt1 = ShAmt1.getOperand(0);
11048
11049   DebugLoc DL = N->getDebugLoc();
11050   unsigned Opc = X86ISD::SHLD;
11051   SDValue Op0 = N0.getOperand(0);
11052   SDValue Op1 = N1.getOperand(0);
11053   if (ShAmt0.getOpcode() == ISD::SUB) {
11054     Opc = X86ISD::SHRD;
11055     std::swap(Op0, Op1);
11056     std::swap(ShAmt0, ShAmt1);
11057   }
11058
11059   unsigned Bits = VT.getSizeInBits();
11060   if (ShAmt1.getOpcode() == ISD::SUB) {
11061     SDValue Sum = ShAmt1.getOperand(0);
11062     if (ConstantSDNode *SumC = dyn_cast<ConstantSDNode>(Sum)) {
11063       SDValue ShAmt1Op1 = ShAmt1.getOperand(1);
11064       if (ShAmt1Op1.getNode()->getOpcode() == ISD::TRUNCATE)
11065         ShAmt1Op1 = ShAmt1Op1.getOperand(0);
11066       if (SumC->getSExtValue() == Bits && ShAmt1Op1 == ShAmt0)
11067         return DAG.getNode(Opc, DL, VT,
11068                            Op0, Op1,
11069                            DAG.getNode(ISD::TRUNCATE, DL,
11070                                        MVT::i8, ShAmt0));
11071     }
11072   } else if (ConstantSDNode *ShAmt1C = dyn_cast<ConstantSDNode>(ShAmt1)) {
11073     ConstantSDNode *ShAmt0C = dyn_cast<ConstantSDNode>(ShAmt0);
11074     if (ShAmt0C &&
11075         ShAmt0C->getSExtValue() + ShAmt1C->getSExtValue() == Bits)
11076       return DAG.getNode(Opc, DL, VT,
11077                          N0.getOperand(0), N1.getOperand(0),
11078                          DAG.getNode(ISD::TRUNCATE, DL,
11079                                        MVT::i8, ShAmt0));
11080   }
11081
11082   return SDValue();
11083 }
11084
11085 /// PerformSTORECombine - Do target-specific dag combines on STORE nodes.
11086 static SDValue PerformSTORECombine(SDNode *N, SelectionDAG &DAG,
11087                                    const X86Subtarget *Subtarget) {
11088   // Turn load->store of MMX types into GPR load/stores.  This avoids clobbering
11089   // the FP state in cases where an emms may be missing.
11090   // A preferable solution to the general problem is to figure out the right
11091   // places to insert EMMS.  This qualifies as a quick hack.
11092
11093   // Similarly, turn load->store of i64 into double load/stores in 32-bit mode.
11094   StoreSDNode *St = cast<StoreSDNode>(N);
11095   EVT VT = St->getValue().getValueType();
11096   if (VT.getSizeInBits() != 64)
11097     return SDValue();
11098
11099   const Function *F = DAG.getMachineFunction().getFunction();
11100   bool NoImplicitFloatOps = F->hasFnAttr(Attribute::NoImplicitFloat);
11101   bool F64IsLegal = !UseSoftFloat && !NoImplicitFloatOps
11102     && Subtarget->hasSSE2();
11103   if ((VT.isVector() ||
11104        (VT == MVT::i64 && F64IsLegal && !Subtarget->is64Bit())) &&
11105       isa<LoadSDNode>(St->getValue()) &&
11106       !cast<LoadSDNode>(St->getValue())->isVolatile() &&
11107       St->getChain().hasOneUse() && !St->isVolatile()) {
11108     SDNode* LdVal = St->getValue().getNode();
11109     LoadSDNode *Ld = 0;
11110     int TokenFactorIndex = -1;
11111     SmallVector<SDValue, 8> Ops;
11112     SDNode* ChainVal = St->getChain().getNode();
11113     // Must be a store of a load.  We currently handle two cases:  the load
11114     // is a direct child, and it's under an intervening TokenFactor.  It is
11115     // possible to dig deeper under nested TokenFactors.
11116     if (ChainVal == LdVal)
11117       Ld = cast<LoadSDNode>(St->getChain());
11118     else if (St->getValue().hasOneUse() &&
11119              ChainVal->getOpcode() == ISD::TokenFactor) {
11120       for (unsigned i=0, e = ChainVal->getNumOperands(); i != e; ++i) {
11121         if (ChainVal->getOperand(i).getNode() == LdVal) {
11122           TokenFactorIndex = i;
11123           Ld = cast<LoadSDNode>(St->getValue());
11124         } else
11125           Ops.push_back(ChainVal->getOperand(i));
11126       }
11127     }
11128
11129     if (!Ld || !ISD::isNormalLoad(Ld))
11130       return SDValue();
11131
11132     // If this is not the MMX case, i.e. we are just turning i64 load/store
11133     // into f64 load/store, avoid the transformation if there are multiple
11134     // uses of the loaded value.
11135     if (!VT.isVector() && !Ld->hasNUsesOfValue(1, 0))
11136       return SDValue();
11137
11138     DebugLoc LdDL = Ld->getDebugLoc();
11139     DebugLoc StDL = N->getDebugLoc();
11140     // If we are a 64-bit capable x86, lower to a single movq load/store pair.
11141     // Otherwise, if it's legal to use f64 SSE instructions, use f64 load/store
11142     // pair instead.
11143     if (Subtarget->is64Bit() || F64IsLegal) {
11144       EVT LdVT = Subtarget->is64Bit() ? MVT::i64 : MVT::f64;
11145       SDValue NewLd = DAG.getLoad(LdVT, LdDL, Ld->getChain(), Ld->getBasePtr(),
11146                                   Ld->getPointerInfo(), Ld->isVolatile(),
11147                                   Ld->isNonTemporal(), Ld->getAlignment());
11148       SDValue NewChain = NewLd.getValue(1);
11149       if (TokenFactorIndex != -1) {
11150         Ops.push_back(NewChain);
11151         NewChain = DAG.getNode(ISD::TokenFactor, LdDL, MVT::Other, &Ops[0],
11152                                Ops.size());
11153       }
11154       return DAG.getStore(NewChain, StDL, NewLd, St->getBasePtr(),
11155                           St->getPointerInfo(),
11156                           St->isVolatile(), St->isNonTemporal(),
11157                           St->getAlignment());
11158     }
11159
11160     // Otherwise, lower to two pairs of 32-bit loads / stores.
11161     SDValue LoAddr = Ld->getBasePtr();
11162     SDValue HiAddr = DAG.getNode(ISD::ADD, LdDL, MVT::i32, LoAddr,
11163                                  DAG.getConstant(4, MVT::i32));
11164
11165     SDValue LoLd = DAG.getLoad(MVT::i32, LdDL, Ld->getChain(), LoAddr,
11166                                Ld->getPointerInfo(),
11167                                Ld->isVolatile(), Ld->isNonTemporal(),
11168                                Ld->getAlignment());
11169     SDValue HiLd = DAG.getLoad(MVT::i32, LdDL, Ld->getChain(), HiAddr,
11170                                Ld->getPointerInfo().getWithOffset(4),
11171                                Ld->isVolatile(), Ld->isNonTemporal(),
11172                                MinAlign(Ld->getAlignment(), 4));
11173
11174     SDValue NewChain = LoLd.getValue(1);
11175     if (TokenFactorIndex != -1) {
11176       Ops.push_back(LoLd);
11177       Ops.push_back(HiLd);
11178       NewChain = DAG.getNode(ISD::TokenFactor, LdDL, MVT::Other, &Ops[0],
11179                              Ops.size());
11180     }
11181
11182     LoAddr = St->getBasePtr();
11183     HiAddr = DAG.getNode(ISD::ADD, StDL, MVT::i32, LoAddr,
11184                          DAG.getConstant(4, MVT::i32));
11185
11186     SDValue LoSt = DAG.getStore(NewChain, StDL, LoLd, LoAddr,
11187                                 St->getPointerInfo(),
11188                                 St->isVolatile(), St->isNonTemporal(),
11189                                 St->getAlignment());
11190     SDValue HiSt = DAG.getStore(NewChain, StDL, HiLd, HiAddr,
11191                                 St->getPointerInfo().getWithOffset(4),
11192                                 St->isVolatile(),
11193                                 St->isNonTemporal(),
11194                                 MinAlign(St->getAlignment(), 4));
11195     return DAG.getNode(ISD::TokenFactor, StDL, MVT::Other, LoSt, HiSt);
11196   }
11197   return SDValue();
11198 }
11199
11200 /// PerformFORCombine - Do target-specific dag combines on X86ISD::FOR and
11201 /// X86ISD::FXOR nodes.
11202 static SDValue PerformFORCombine(SDNode *N, SelectionDAG &DAG) {
11203   assert(N->getOpcode() == X86ISD::FOR || N->getOpcode() == X86ISD::FXOR);
11204   // F[X]OR(0.0, x) -> x
11205   // F[X]OR(x, 0.0) -> x
11206   if (ConstantFPSDNode *C = dyn_cast<ConstantFPSDNode>(N->getOperand(0)))
11207     if (C->getValueAPF().isPosZero())
11208       return N->getOperand(1);
11209   if (ConstantFPSDNode *C = dyn_cast<ConstantFPSDNode>(N->getOperand(1)))
11210     if (C->getValueAPF().isPosZero())
11211       return N->getOperand(0);
11212   return SDValue();
11213 }
11214
11215 /// PerformFANDCombine - Do target-specific dag combines on X86ISD::FAND nodes.
11216 static SDValue PerformFANDCombine(SDNode *N, SelectionDAG &DAG) {
11217   // FAND(0.0, x) -> 0.0
11218   // FAND(x, 0.0) -> 0.0
11219   if (ConstantFPSDNode *C = dyn_cast<ConstantFPSDNode>(N->getOperand(0)))
11220     if (C->getValueAPF().isPosZero())
11221       return N->getOperand(0);
11222   if (ConstantFPSDNode *C = dyn_cast<ConstantFPSDNode>(N->getOperand(1)))
11223     if (C->getValueAPF().isPosZero())
11224       return N->getOperand(1);
11225   return SDValue();
11226 }
11227
11228 static SDValue PerformBTCombine(SDNode *N,
11229                                 SelectionDAG &DAG,
11230                                 TargetLowering::DAGCombinerInfo &DCI) {
11231   // BT ignores high bits in the bit index operand.
11232   SDValue Op1 = N->getOperand(1);
11233   if (Op1.hasOneUse()) {
11234     unsigned BitWidth = Op1.getValueSizeInBits();
11235     APInt DemandedMask = APInt::getLowBitsSet(BitWidth, Log2_32(BitWidth));
11236     APInt KnownZero, KnownOne;
11237     TargetLowering::TargetLoweringOpt TLO(DAG, !DCI.isBeforeLegalize(),
11238                                           !DCI.isBeforeLegalizeOps());
11239     const TargetLowering &TLI = DAG.getTargetLoweringInfo();
11240     if (TLO.ShrinkDemandedConstant(Op1, DemandedMask) ||
11241         TLI.SimplifyDemandedBits(Op1, DemandedMask, KnownZero, KnownOne, TLO))
11242       DCI.CommitTargetLoweringOpt(TLO);
11243   }
11244   return SDValue();
11245 }
11246
11247 static SDValue PerformVZEXT_MOVLCombine(SDNode *N, SelectionDAG &DAG) {
11248   SDValue Op = N->getOperand(0);
11249   if (Op.getOpcode() == ISD::BITCAST)
11250     Op = Op.getOperand(0);
11251   EVT VT = N->getValueType(0), OpVT = Op.getValueType();
11252   if (Op.getOpcode() == X86ISD::VZEXT_LOAD &&
11253       VT.getVectorElementType().getSizeInBits() ==
11254       OpVT.getVectorElementType().getSizeInBits()) {
11255     return DAG.getNode(ISD::BITCAST, N->getDebugLoc(), VT, Op);
11256   }
11257   return SDValue();
11258 }
11259
11260 static SDValue PerformZExtCombine(SDNode *N, SelectionDAG &DAG) {
11261   // (i32 zext (and (i8  x86isd::setcc_carry), 1)) ->
11262   //           (and (i32 x86isd::setcc_carry), 1)
11263   // This eliminates the zext. This transformation is necessary because
11264   // ISD::SETCC is always legalized to i8.
11265   DebugLoc dl = N->getDebugLoc();
11266   SDValue N0 = N->getOperand(0);
11267   EVT VT = N->getValueType(0);
11268   if (N0.getOpcode() == ISD::AND &&
11269       N0.hasOneUse() &&
11270       N0.getOperand(0).hasOneUse()) {
11271     SDValue N00 = N0.getOperand(0);
11272     if (N00.getOpcode() != X86ISD::SETCC_CARRY)
11273       return SDValue();
11274     ConstantSDNode *C = dyn_cast<ConstantSDNode>(N0.getOperand(1));
11275     if (!C || C->getZExtValue() != 1)
11276       return SDValue();
11277     return DAG.getNode(ISD::AND, dl, VT,
11278                        DAG.getNode(X86ISD::SETCC_CARRY, dl, VT,
11279                                    N00.getOperand(0), N00.getOperand(1)),
11280                        DAG.getConstant(1, VT));
11281   }
11282
11283   return SDValue();
11284 }
11285
11286 SDValue X86TargetLowering::PerformDAGCombine(SDNode *N,
11287                                              DAGCombinerInfo &DCI) const {
11288   SelectionDAG &DAG = DCI.DAG;
11289   switch (N->getOpcode()) {
11290   default: break;
11291   case ISD::EXTRACT_VECTOR_ELT:
11292                         return PerformEXTRACT_VECTOR_ELTCombine(N, DAG, *this);
11293   case ISD::SELECT:         return PerformSELECTCombine(N, DAG, Subtarget);
11294   case X86ISD::CMOV:        return PerformCMOVCombine(N, DAG, DCI);
11295   case ISD::MUL:            return PerformMulCombine(N, DAG, DCI);
11296   case ISD::SHL:
11297   case ISD::SRA:
11298   case ISD::SRL:            return PerformShiftCombine(N, DAG, Subtarget);
11299   case ISD::OR:             return PerformOrCombine(N, DAG, DCI, Subtarget);
11300   case ISD::STORE:          return PerformSTORECombine(N, DAG, Subtarget);
11301   case X86ISD::FXOR:
11302   case X86ISD::FOR:         return PerformFORCombine(N, DAG);
11303   case X86ISD::FAND:        return PerformFANDCombine(N, DAG);
11304   case X86ISD::BT:          return PerformBTCombine(N, DAG, DCI);
11305   case X86ISD::VZEXT_MOVL:  return PerformVZEXT_MOVLCombine(N, DAG);
11306   case ISD::ZERO_EXTEND:    return PerformZExtCombine(N, DAG);
11307   case X86ISD::SHUFPS:      // Handle all target specific shuffles
11308   case X86ISD::SHUFPD:
11309   case X86ISD::PALIGN:
11310   case X86ISD::PUNPCKHBW:
11311   case X86ISD::PUNPCKHWD:
11312   case X86ISD::PUNPCKHDQ:
11313   case X86ISD::PUNPCKHQDQ:
11314   case X86ISD::UNPCKHPS:
11315   case X86ISD::UNPCKHPD:
11316   case X86ISD::PUNPCKLBW:
11317   case X86ISD::PUNPCKLWD:
11318   case X86ISD::PUNPCKLDQ:
11319   case X86ISD::PUNPCKLQDQ:
11320   case X86ISD::UNPCKLPS:
11321   case X86ISD::UNPCKLPD:
11322   case X86ISD::MOVHLPS:
11323   case X86ISD::MOVLHPS:
11324   case X86ISD::PSHUFD:
11325   case X86ISD::PSHUFHW:
11326   case X86ISD::PSHUFLW:
11327   case X86ISD::MOVSS:
11328   case X86ISD::MOVSD:
11329   case ISD::VECTOR_SHUFFLE: return PerformShuffleCombine(N, DAG, *this);
11330   }
11331
11332   return SDValue();
11333 }
11334
11335 /// isTypeDesirableForOp - Return true if the target has native support for
11336 /// the specified value type and it is 'desirable' to use the type for the
11337 /// given node type. e.g. On x86 i16 is legal, but undesirable since i16
11338 /// instruction encodings are longer and some i16 instructions are slow.
11339 bool X86TargetLowering::isTypeDesirableForOp(unsigned Opc, EVT VT) const {
11340   if (!isTypeLegal(VT))
11341     return false;
11342   if (VT != MVT::i16)
11343     return true;
11344
11345   switch (Opc) {
11346   default:
11347     return true;
11348   case ISD::LOAD:
11349   case ISD::SIGN_EXTEND:
11350   case ISD::ZERO_EXTEND:
11351   case ISD::ANY_EXTEND:
11352   case ISD::SHL:
11353   case ISD::SRL:
11354   case ISD::SUB:
11355   case ISD::ADD:
11356   case ISD::MUL:
11357   case ISD::AND:
11358   case ISD::OR:
11359   case ISD::XOR:
11360     return false;
11361   }
11362 }
11363
11364 /// IsDesirableToPromoteOp - This method query the target whether it is
11365 /// beneficial for dag combiner to promote the specified node. If true, it
11366 /// should return the desired promotion type by reference.
11367 bool X86TargetLowering::IsDesirableToPromoteOp(SDValue Op, EVT &PVT) const {
11368   EVT VT = Op.getValueType();
11369   if (VT != MVT::i16)
11370     return false;
11371
11372   bool Promote = false;
11373   bool Commute = false;
11374   switch (Op.getOpcode()) {
11375   default: break;
11376   case ISD::LOAD: {
11377     LoadSDNode *LD = cast<LoadSDNode>(Op);
11378     // If the non-extending load has a single use and it's not live out, then it
11379     // might be folded.
11380     if (LD->getExtensionType() == ISD::NON_EXTLOAD /*&&
11381                                                      Op.hasOneUse()*/) {
11382       for (SDNode::use_iterator UI = Op.getNode()->use_begin(),
11383              UE = Op.getNode()->use_end(); UI != UE; ++UI) {
11384         // The only case where we'd want to promote LOAD (rather then it being
11385         // promoted as an operand is when it's only use is liveout.
11386         if (UI->getOpcode() != ISD::CopyToReg)
11387           return false;
11388       }
11389     }
11390     Promote = true;
11391     break;
11392   }
11393   case ISD::SIGN_EXTEND:
11394   case ISD::ZERO_EXTEND:
11395   case ISD::ANY_EXTEND:
11396     Promote = true;
11397     break;
11398   case ISD::SHL:
11399   case ISD::SRL: {
11400     SDValue N0 = Op.getOperand(0);
11401     // Look out for (store (shl (load), x)).
11402     if (MayFoldLoad(N0) && MayFoldIntoStore(Op))
11403       return false;
11404     Promote = true;
11405     break;
11406   }
11407   case ISD::ADD:
11408   case ISD::MUL:
11409   case ISD::AND:
11410   case ISD::OR:
11411   case ISD::XOR:
11412     Commute = true;
11413     // fallthrough
11414   case ISD::SUB: {
11415     SDValue N0 = Op.getOperand(0);
11416     SDValue N1 = Op.getOperand(1);
11417     if (!Commute && MayFoldLoad(N1))
11418       return false;
11419     // Avoid disabling potential load folding opportunities.
11420     if (MayFoldLoad(N0) && (!isa<ConstantSDNode>(N1) || MayFoldIntoStore(Op)))
11421       return false;
11422     if (MayFoldLoad(N1) && (!isa<ConstantSDNode>(N0) || MayFoldIntoStore(Op)))
11423       return false;
11424     Promote = true;
11425   }
11426   }
11427
11428   PVT = MVT::i32;
11429   return Promote;
11430 }
11431
11432 //===----------------------------------------------------------------------===//
11433 //                           X86 Inline Assembly Support
11434 //===----------------------------------------------------------------------===//
11435
11436 static bool LowerToBSwap(CallInst *CI) {
11437   // FIXME: this should verify that we are targetting a 486 or better.  If not,
11438   // we will turn this bswap into something that will be lowered to logical ops
11439   // instead of emitting the bswap asm.  For now, we don't support 486 or lower
11440   // so don't worry about this.
11441
11442   // Verify this is a simple bswap.
11443   if (CI->getNumArgOperands() != 1 ||
11444       CI->getType() != CI->getArgOperand(0)->getType() ||
11445       !CI->getType()->isIntegerTy())
11446     return false;
11447
11448   const IntegerType *Ty = dyn_cast<IntegerType>(CI->getType());
11449   if (!Ty || Ty->getBitWidth() % 16 != 0)
11450     return false;
11451
11452   // Okay, we can do this xform, do so now.
11453   const Type *Tys[] = { Ty };
11454   Module *M = CI->getParent()->getParent()->getParent();
11455   Constant *Int = Intrinsic::getDeclaration(M, Intrinsic::bswap, Tys, 1);
11456
11457   Value *Op = CI->getArgOperand(0);
11458   Op = CallInst::Create(Int, Op, CI->getName(), CI);
11459
11460   CI->replaceAllUsesWith(Op);
11461   CI->eraseFromParent();
11462   return true;
11463 }
11464
11465 bool X86TargetLowering::ExpandInlineAsm(CallInst *CI) const {
11466   InlineAsm *IA = cast<InlineAsm>(CI->getCalledValue());
11467   InlineAsm::ConstraintInfoVector Constraints = IA->ParseConstraints();
11468
11469   std::string AsmStr = IA->getAsmString();
11470
11471   // TODO: should remove alternatives from the asmstring: "foo {a|b}" -> "foo a"
11472   SmallVector<StringRef, 4> AsmPieces;
11473   SplitString(AsmStr, AsmPieces, ";\n");
11474
11475   switch (AsmPieces.size()) {
11476   default: return false;
11477   case 1:
11478     AsmStr = AsmPieces[0];
11479     AsmPieces.clear();
11480     SplitString(AsmStr, AsmPieces, " \t");  // Split with whitespace.
11481
11482     // bswap $0
11483     if (AsmPieces.size() == 2 &&
11484         (AsmPieces[0] == "bswap" ||
11485          AsmPieces[0] == "bswapq" ||
11486          AsmPieces[0] == "bswapl") &&
11487         (AsmPieces[1] == "$0" ||
11488          AsmPieces[1] == "${0:q}")) {
11489       // No need to check constraints, nothing other than the equivalent of
11490       // "=r,0" would be valid here.
11491       return LowerToBSwap(CI);
11492     }
11493     // rorw $$8, ${0:w}  -->  llvm.bswap.i16
11494     if (CI->getType()->isIntegerTy(16) &&
11495         AsmPieces.size() == 3 &&
11496         (AsmPieces[0] == "rorw" || AsmPieces[0] == "rolw") &&
11497         AsmPieces[1] == "$$8," &&
11498         AsmPieces[2] == "${0:w}" &&
11499         IA->getConstraintString().compare(0, 5, "=r,0,") == 0) {
11500       AsmPieces.clear();
11501       const std::string &Constraints = IA->getConstraintString();
11502       SplitString(StringRef(Constraints).substr(5), AsmPieces, ",");
11503       std::sort(AsmPieces.begin(), AsmPieces.end());
11504       if (AsmPieces.size() == 4 &&
11505           AsmPieces[0] == "~{cc}" &&
11506           AsmPieces[1] == "~{dirflag}" &&
11507           AsmPieces[2] == "~{flags}" &&
11508           AsmPieces[3] == "~{fpsr}") {
11509         return LowerToBSwap(CI);
11510       }
11511     }
11512     break;
11513   case 3:
11514     if (CI->getType()->isIntegerTy(32) &&
11515         IA->getConstraintString().compare(0, 5, "=r,0,") == 0) {
11516       SmallVector<StringRef, 4> Words;
11517       SplitString(AsmPieces[0], Words, " \t,");
11518       if (Words.size() == 3 && Words[0] == "rorw" && Words[1] == "$$8" &&
11519           Words[2] == "${0:w}") {
11520         Words.clear();
11521         SplitString(AsmPieces[1], Words, " \t,");
11522         if (Words.size() == 3 && Words[0] == "rorl" && Words[1] == "$$16" &&
11523             Words[2] == "$0") {
11524           Words.clear();
11525           SplitString(AsmPieces[2], Words, " \t,");
11526           if (Words.size() == 3 && Words[0] == "rorw" && Words[1] == "$$8" &&
11527               Words[2] == "${0:w}") {
11528             AsmPieces.clear();
11529             const std::string &Constraints = IA->getConstraintString();
11530             SplitString(StringRef(Constraints).substr(5), AsmPieces, ",");
11531             std::sort(AsmPieces.begin(), AsmPieces.end());
11532             if (AsmPieces.size() == 4 &&
11533                 AsmPieces[0] == "~{cc}" &&
11534                 AsmPieces[1] == "~{dirflag}" &&
11535                 AsmPieces[2] == "~{flags}" &&
11536                 AsmPieces[3] == "~{fpsr}") {
11537               return LowerToBSwap(CI);
11538             }
11539           }
11540         }
11541       }
11542     }
11543     if (CI->getType()->isIntegerTy(64) &&
11544         Constraints.size() >= 2 &&
11545         Constraints[0].Codes.size() == 1 && Constraints[0].Codes[0] == "A" &&
11546         Constraints[1].Codes.size() == 1 && Constraints[1].Codes[0] == "0") {
11547       // bswap %eax / bswap %edx / xchgl %eax, %edx  -> llvm.bswap.i64
11548       SmallVector<StringRef, 4> Words;
11549       SplitString(AsmPieces[0], Words, " \t");
11550       if (Words.size() == 2 && Words[0] == "bswap" && Words[1] == "%eax") {
11551         Words.clear();
11552         SplitString(AsmPieces[1], Words, " \t");
11553         if (Words.size() == 2 && Words[0] == "bswap" && Words[1] == "%edx") {
11554           Words.clear();
11555           SplitString(AsmPieces[2], Words, " \t,");
11556           if (Words.size() == 3 && Words[0] == "xchgl" && Words[1] == "%eax" &&
11557               Words[2] == "%edx") {
11558             return LowerToBSwap(CI);
11559           }
11560         }
11561       }
11562     }
11563     break;
11564   }
11565   return false;
11566 }
11567
11568
11569
11570 /// getConstraintType - Given a constraint letter, return the type of
11571 /// constraint it is for this target.
11572 X86TargetLowering::ConstraintType
11573 X86TargetLowering::getConstraintType(const std::string &Constraint) const {
11574   if (Constraint.size() == 1) {
11575     switch (Constraint[0]) {
11576     case 'R':
11577     case 'q':
11578     case 'Q':
11579     case 'f':
11580     case 't':
11581     case 'u':
11582     case 'y':
11583     case 'x':
11584     case 'Y':
11585       return C_RegisterClass;
11586     case 'a':
11587     case 'b':
11588     case 'c':
11589     case 'd':
11590     case 'S':
11591     case 'D':
11592     case 'A':
11593       return C_Register;
11594     case 'I':
11595     case 'J':
11596     case 'K':
11597     case 'L':
11598     case 'M':
11599     case 'N':
11600     case 'G':
11601     case 'C':
11602     case 'e':
11603     case 'Z':
11604       return C_Other;
11605     default:
11606       break;
11607     }
11608   }
11609   return TargetLowering::getConstraintType(Constraint);
11610 }
11611
11612 /// Examine constraint type and operand type and determine a weight value.
11613 /// This object must already have been set up with the operand type
11614 /// and the current alternative constraint selected.
11615 TargetLowering::ConstraintWeight
11616   X86TargetLowering::getSingleConstraintMatchWeight(
11617     AsmOperandInfo &info, const char *constraint) const {
11618   ConstraintWeight weight = CW_Invalid;
11619   Value *CallOperandVal = info.CallOperandVal;
11620     // If we don't have a value, we can't do a match,
11621     // but allow it at the lowest weight.
11622   if (CallOperandVal == NULL)
11623     return CW_Default;
11624   const Type *type = CallOperandVal->getType();
11625   // Look at the constraint type.
11626   switch (*constraint) {
11627   default:
11628     weight = TargetLowering::getSingleConstraintMatchWeight(info, constraint);
11629   case 'R':
11630   case 'q':
11631   case 'Q':
11632   case 'a':
11633   case 'b':
11634   case 'c':
11635   case 'd':
11636   case 'S':
11637   case 'D':
11638   case 'A':
11639     if (CallOperandVal->getType()->isIntegerTy())
11640       weight = CW_SpecificReg;
11641     break;
11642   case 'f':
11643   case 't':
11644   case 'u':
11645       if (type->isFloatingPointTy())
11646         weight = CW_SpecificReg;
11647       break;
11648   case 'y':
11649       if (type->isX86_MMXTy() && !DisableMMX && Subtarget->hasMMX())
11650         weight = CW_SpecificReg;
11651       break;
11652   case 'x':
11653   case 'Y':
11654     if ((type->getPrimitiveSizeInBits() == 128) && Subtarget->hasSSE1())
11655       weight = CW_Register;
11656     break;
11657   case 'I':
11658     if (ConstantInt *C = dyn_cast<ConstantInt>(info.CallOperandVal)) {
11659       if (C->getZExtValue() <= 31)
11660         weight = CW_Constant;
11661     }
11662     break;
11663   case 'J':
11664     if (ConstantInt *C = dyn_cast<ConstantInt>(CallOperandVal)) {
11665       if (C->getZExtValue() <= 63)
11666         weight = CW_Constant;
11667     }
11668     break;
11669   case 'K':
11670     if (ConstantInt *C = dyn_cast<ConstantInt>(CallOperandVal)) {
11671       if ((C->getSExtValue() >= -0x80) && (C->getSExtValue() <= 0x7f))
11672         weight = CW_Constant;
11673     }
11674     break;
11675   case 'L':
11676     if (ConstantInt *C = dyn_cast<ConstantInt>(CallOperandVal)) {
11677       if ((C->getZExtValue() == 0xff) || (C->getZExtValue() == 0xffff))
11678         weight = CW_Constant;
11679     }
11680     break;
11681   case 'M':
11682     if (ConstantInt *C = dyn_cast<ConstantInt>(CallOperandVal)) {
11683       if (C->getZExtValue() <= 3)
11684         weight = CW_Constant;
11685     }
11686     break;
11687   case 'N':
11688     if (ConstantInt *C = dyn_cast<ConstantInt>(CallOperandVal)) {
11689       if (C->getZExtValue() <= 0xff)
11690         weight = CW_Constant;
11691     }
11692     break;
11693   case 'G':
11694   case 'C':
11695     if (dyn_cast<ConstantFP>(CallOperandVal)) {
11696       weight = CW_Constant;
11697     }
11698     break;
11699   case 'e':
11700     if (ConstantInt *C = dyn_cast<ConstantInt>(CallOperandVal)) {
11701       if ((C->getSExtValue() >= -0x80000000LL) &&
11702           (C->getSExtValue() <= 0x7fffffffLL))
11703         weight = CW_Constant;
11704     }
11705     break;
11706   case 'Z':
11707     if (ConstantInt *C = dyn_cast<ConstantInt>(CallOperandVal)) {
11708       if (C->getZExtValue() <= 0xffffffff)
11709         weight = CW_Constant;
11710     }
11711     break;
11712   }
11713   return weight;
11714 }
11715
11716 /// LowerXConstraint - try to replace an X constraint, which matches anything,
11717 /// with another that has more specific requirements based on the type of the
11718 /// corresponding operand.
11719 const char *X86TargetLowering::
11720 LowerXConstraint(EVT ConstraintVT) const {
11721   // FP X constraints get lowered to SSE1/2 registers if available, otherwise
11722   // 'f' like normal targets.
11723   if (ConstraintVT.isFloatingPoint()) {
11724     if (Subtarget->hasSSE2())
11725       return "Y";
11726     if (Subtarget->hasSSE1())
11727       return "x";
11728   }
11729
11730   return TargetLowering::LowerXConstraint(ConstraintVT);
11731 }
11732
11733 /// LowerAsmOperandForConstraint - Lower the specified operand into the Ops
11734 /// vector.  If it is invalid, don't add anything to Ops.
11735 void X86TargetLowering::LowerAsmOperandForConstraint(SDValue Op,
11736                                                      char Constraint,
11737                                                      std::vector<SDValue>&Ops,
11738                                                      SelectionDAG &DAG) const {
11739   SDValue Result(0, 0);
11740
11741   switch (Constraint) {
11742   default: break;
11743   case 'I':
11744     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op)) {
11745       if (C->getZExtValue() <= 31) {
11746         Result = DAG.getTargetConstant(C->getZExtValue(), Op.getValueType());
11747         break;
11748       }
11749     }
11750     return;
11751   case 'J':
11752     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op)) {
11753       if (C->getZExtValue() <= 63) {
11754         Result = DAG.getTargetConstant(C->getZExtValue(), Op.getValueType());
11755         break;
11756       }
11757     }
11758     return;
11759   case 'K':
11760     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op)) {
11761       if ((int8_t)C->getSExtValue() == C->getSExtValue()) {
11762         Result = DAG.getTargetConstant(C->getZExtValue(), Op.getValueType());
11763         break;
11764       }
11765     }
11766     return;
11767   case 'N':
11768     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op)) {
11769       if (C->getZExtValue() <= 255) {
11770         Result = DAG.getTargetConstant(C->getZExtValue(), Op.getValueType());
11771         break;
11772       }
11773     }
11774     return;
11775   case 'e': {
11776     // 32-bit signed value
11777     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op)) {
11778       if (ConstantInt::isValueValidForType(Type::getInt32Ty(*DAG.getContext()),
11779                                            C->getSExtValue())) {
11780         // Widen to 64 bits here to get it sign extended.
11781         Result = DAG.getTargetConstant(C->getSExtValue(), MVT::i64);
11782         break;
11783       }
11784     // FIXME gcc accepts some relocatable values here too, but only in certain
11785     // memory models; it's complicated.
11786     }
11787     return;
11788   }
11789   case 'Z': {
11790     // 32-bit unsigned value
11791     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op)) {
11792       if (ConstantInt::isValueValidForType(Type::getInt32Ty(*DAG.getContext()),
11793                                            C->getZExtValue())) {
11794         Result = DAG.getTargetConstant(C->getZExtValue(), Op.getValueType());
11795         break;
11796       }
11797     }
11798     // FIXME gcc accepts some relocatable values here too, but only in certain
11799     // memory models; it's complicated.
11800     return;
11801   }
11802   case 'i': {
11803     // Literal immediates are always ok.
11804     if (ConstantSDNode *CST = dyn_cast<ConstantSDNode>(Op)) {
11805       // Widen to 64 bits here to get it sign extended.
11806       Result = DAG.getTargetConstant(CST->getSExtValue(), MVT::i64);
11807       break;
11808     }
11809
11810     // In any sort of PIC mode addresses need to be computed at runtime by
11811     // adding in a register or some sort of table lookup.  These can't
11812     // be used as immediates.
11813     if (Subtarget->isPICStyleGOT() || Subtarget->isPICStyleStubPIC())
11814       return;
11815
11816     // If we are in non-pic codegen mode, we allow the address of a global (with
11817     // an optional displacement) to be used with 'i'.
11818     GlobalAddressSDNode *GA = 0;
11819     int64_t Offset = 0;
11820
11821     // Match either (GA), (GA+C), (GA+C1+C2), etc.
11822     while (1) {
11823       if ((GA = dyn_cast<GlobalAddressSDNode>(Op))) {
11824         Offset += GA->getOffset();
11825         break;
11826       } else if (Op.getOpcode() == ISD::ADD) {
11827         if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op.getOperand(1))) {
11828           Offset += C->getZExtValue();
11829           Op = Op.getOperand(0);
11830           continue;
11831         }
11832       } else if (Op.getOpcode() == ISD::SUB) {
11833         if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op.getOperand(1))) {
11834           Offset += -C->getZExtValue();
11835           Op = Op.getOperand(0);
11836           continue;
11837         }
11838       }
11839
11840       // Otherwise, this isn't something we can handle, reject it.
11841       return;
11842     }
11843
11844     const GlobalValue *GV = GA->getGlobal();
11845     // If we require an extra load to get this address, as in PIC mode, we
11846     // can't accept it.
11847     if (isGlobalStubReference(Subtarget->ClassifyGlobalReference(GV,
11848                                                         getTargetMachine())))
11849       return;
11850
11851     Result = DAG.getTargetGlobalAddress(GV, Op.getDebugLoc(),
11852                                         GA->getValueType(0), Offset);
11853     break;
11854   }
11855   }
11856
11857   if (Result.getNode()) {
11858     Ops.push_back(Result);
11859     return;
11860   }
11861   return TargetLowering::LowerAsmOperandForConstraint(Op, Constraint, Ops, DAG);
11862 }
11863
11864 std::vector<unsigned> X86TargetLowering::
11865 getRegClassForInlineAsmConstraint(const std::string &Constraint,
11866                                   EVT VT) const {
11867   if (Constraint.size() == 1) {
11868     // FIXME: not handling fp-stack yet!
11869     switch (Constraint[0]) {      // GCC X86 Constraint Letters
11870     default: break;  // Unknown constraint letter
11871     case 'q':   // GENERAL_REGS in 64-bit mode, Q_REGS in 32-bit mode.
11872       if (Subtarget->is64Bit()) {
11873         if (VT == MVT::i32)
11874           return make_vector<unsigned>(X86::EAX, X86::EDX, X86::ECX, X86::EBX,
11875                                        X86::ESI, X86::EDI, X86::R8D, X86::R9D,
11876                                        X86::R10D,X86::R11D,X86::R12D,
11877                                        X86::R13D,X86::R14D,X86::R15D,
11878                                        X86::EBP, X86::ESP, 0);
11879         else if (VT == MVT::i16)
11880           return make_vector<unsigned>(X86::AX,  X86::DX,  X86::CX, X86::BX,
11881                                        X86::SI,  X86::DI,  X86::R8W,X86::R9W,
11882                                        X86::R10W,X86::R11W,X86::R12W,
11883                                        X86::R13W,X86::R14W,X86::R15W,
11884                                        X86::BP,  X86::SP, 0);
11885         else if (VT == MVT::i8)
11886           return make_vector<unsigned>(X86::AL,  X86::DL,  X86::CL, X86::BL,
11887                                        X86::SIL, X86::DIL, X86::R8B,X86::R9B,
11888                                        X86::R10B,X86::R11B,X86::R12B,
11889                                        X86::R13B,X86::R14B,X86::R15B,
11890                                        X86::BPL, X86::SPL, 0);
11891
11892         else if (VT == MVT::i64)
11893           return make_vector<unsigned>(X86::RAX, X86::RDX, X86::RCX, X86::RBX,
11894                                        X86::RSI, X86::RDI, X86::R8,  X86::R9,
11895                                        X86::R10, X86::R11, X86::R12,
11896                                        X86::R13, X86::R14, X86::R15,
11897                                        X86::RBP, X86::RSP, 0);
11898
11899         break;
11900       }
11901       // 32-bit fallthrough
11902     case 'Q':   // Q_REGS
11903       if (VT == MVT::i32)
11904         return make_vector<unsigned>(X86::EAX, X86::EDX, X86::ECX, X86::EBX, 0);
11905       else if (VT == MVT::i16)
11906         return make_vector<unsigned>(X86::AX, X86::DX, X86::CX, X86::BX, 0);
11907       else if (VT == MVT::i8)
11908         return make_vector<unsigned>(X86::AL, X86::DL, X86::CL, X86::BL, 0);
11909       else if (VT == MVT::i64)
11910         return make_vector<unsigned>(X86::RAX, X86::RDX, X86::RCX, X86::RBX, 0);
11911       break;
11912     }
11913   }
11914
11915   return std::vector<unsigned>();
11916 }
11917
11918 std::pair<unsigned, const TargetRegisterClass*>
11919 X86TargetLowering::getRegForInlineAsmConstraint(const std::string &Constraint,
11920                                                 EVT VT) const {
11921   // First, see if this is a constraint that directly corresponds to an LLVM
11922   // register class.
11923   if (Constraint.size() == 1) {
11924     // GCC Constraint Letters
11925     switch (Constraint[0]) {
11926     default: break;
11927     case 'r':   // GENERAL_REGS
11928     case 'l':   // INDEX_REGS
11929       if (VT == MVT::i8)
11930         return std::make_pair(0U, X86::GR8RegisterClass);
11931       if (VT == MVT::i16)
11932         return std::make_pair(0U, X86::GR16RegisterClass);
11933       if (VT == MVT::i32 || !Subtarget->is64Bit())
11934         return std::make_pair(0U, X86::GR32RegisterClass);
11935       return std::make_pair(0U, X86::GR64RegisterClass);
11936     case 'R':   // LEGACY_REGS
11937       if (VT == MVT::i8)
11938         return std::make_pair(0U, X86::GR8_NOREXRegisterClass);
11939       if (VT == MVT::i16)
11940         return std::make_pair(0U, X86::GR16_NOREXRegisterClass);
11941       if (VT == MVT::i32 || !Subtarget->is64Bit())
11942         return std::make_pair(0U, X86::GR32_NOREXRegisterClass);
11943       return std::make_pair(0U, X86::GR64_NOREXRegisterClass);
11944     case 'f':  // FP Stack registers.
11945       // If SSE is enabled for this VT, use f80 to ensure the isel moves the
11946       // value to the correct fpstack register class.
11947       if (VT == MVT::f32 && !isScalarFPTypeInSSEReg(VT))
11948         return std::make_pair(0U, X86::RFP32RegisterClass);
11949       if (VT == MVT::f64 && !isScalarFPTypeInSSEReg(VT))
11950         return std::make_pair(0U, X86::RFP64RegisterClass);
11951       return std::make_pair(0U, X86::RFP80RegisterClass);
11952     case 'y':   // MMX_REGS if MMX allowed.
11953       if (!Subtarget->hasMMX()) break;
11954       return std::make_pair(0U, X86::VR64RegisterClass);
11955     case 'Y':   // SSE_REGS if SSE2 allowed
11956       if (!Subtarget->hasSSE2()) break;
11957       // FALL THROUGH.
11958     case 'x':   // SSE_REGS if SSE1 allowed
11959       if (!Subtarget->hasSSE1()) break;
11960
11961       switch (VT.getSimpleVT().SimpleTy) {
11962       default: break;
11963       // Scalar SSE types.
11964       case MVT::f32:
11965       case MVT::i32:
11966         return std::make_pair(0U, X86::FR32RegisterClass);
11967       case MVT::f64:
11968       case MVT::i64:
11969         return std::make_pair(0U, X86::FR64RegisterClass);
11970       // Vector types.
11971       case MVT::v16i8:
11972       case MVT::v8i16:
11973       case MVT::v4i32:
11974       case MVT::v2i64:
11975       case MVT::v4f32:
11976       case MVT::v2f64:
11977         return std::make_pair(0U, X86::VR128RegisterClass);
11978       }
11979       break;
11980     }
11981   }
11982
11983   // Use the default implementation in TargetLowering to convert the register
11984   // constraint into a member of a register class.
11985   std::pair<unsigned, const TargetRegisterClass*> Res;
11986   Res = TargetLowering::getRegForInlineAsmConstraint(Constraint, VT);
11987
11988   // Not found as a standard register?
11989   if (Res.second == 0) {
11990     // Map st(0) -> st(7) -> ST0
11991     if (Constraint.size() == 7 && Constraint[0] == '{' &&
11992         tolower(Constraint[1]) == 's' &&
11993         tolower(Constraint[2]) == 't' &&
11994         Constraint[3] == '(' &&
11995         (Constraint[4] >= '0' && Constraint[4] <= '7') &&
11996         Constraint[5] == ')' &&
11997         Constraint[6] == '}') {
11998
11999       Res.first = X86::ST0+Constraint[4]-'0';
12000       Res.second = X86::RFP80RegisterClass;
12001       return Res;
12002     }
12003
12004     // GCC allows "st(0)" to be called just plain "st".
12005     if (StringRef("{st}").equals_lower(Constraint)) {
12006       Res.first = X86::ST0;
12007       Res.second = X86::RFP80RegisterClass;
12008       return Res;
12009     }
12010
12011     // flags -> EFLAGS
12012     if (StringRef("{flags}").equals_lower(Constraint)) {
12013       Res.first = X86::EFLAGS;
12014       Res.second = X86::CCRRegisterClass;
12015       return Res;
12016     }
12017
12018     // 'A' means EAX + EDX.
12019     if (Constraint == "A") {
12020       Res.first = X86::EAX;
12021       Res.second = X86::GR32_ADRegisterClass;
12022       return Res;
12023     }
12024     return Res;
12025   }
12026
12027   // Otherwise, check to see if this is a register class of the wrong value
12028   // type.  For example, we want to map "{ax},i32" -> {eax}, we don't want it to
12029   // turn into {ax},{dx}.
12030   if (Res.second->hasType(VT))
12031     return Res;   // Correct type already, nothing to do.
12032
12033   // All of the single-register GCC register classes map their values onto
12034   // 16-bit register pieces "ax","dx","cx","bx","si","di","bp","sp".  If we
12035   // really want an 8-bit or 32-bit register, map to the appropriate register
12036   // class and return the appropriate register.
12037   if (Res.second == X86::GR16RegisterClass) {
12038     if (VT == MVT::i8) {
12039       unsigned DestReg = 0;
12040       switch (Res.first) {
12041       default: break;
12042       case X86::AX: DestReg = X86::AL; break;
12043       case X86::DX: DestReg = X86::DL; break;
12044       case X86::CX: DestReg = X86::CL; break;
12045       case X86::BX: DestReg = X86::BL; break;
12046       }
12047       if (DestReg) {
12048         Res.first = DestReg;
12049         Res.second = X86::GR8RegisterClass;
12050       }
12051     } else if (VT == MVT::i32) {
12052       unsigned DestReg = 0;
12053       switch (Res.first) {
12054       default: break;
12055       case X86::AX: DestReg = X86::EAX; break;
12056       case X86::DX: DestReg = X86::EDX; break;
12057       case X86::CX: DestReg = X86::ECX; break;
12058       case X86::BX: DestReg = X86::EBX; break;
12059       case X86::SI: DestReg = X86::ESI; break;
12060       case X86::DI: DestReg = X86::EDI; break;
12061       case X86::BP: DestReg = X86::EBP; break;
12062       case X86::SP: DestReg = X86::ESP; break;
12063       }
12064       if (DestReg) {
12065         Res.first = DestReg;
12066         Res.second = X86::GR32RegisterClass;
12067       }
12068     } else if (VT == MVT::i64) {
12069       unsigned DestReg = 0;
12070       switch (Res.first) {
12071       default: break;
12072       case X86::AX: DestReg = X86::RAX; break;
12073       case X86::DX: DestReg = X86::RDX; break;
12074       case X86::CX: DestReg = X86::RCX; break;
12075       case X86::BX: DestReg = X86::RBX; break;
12076       case X86::SI: DestReg = X86::RSI; break;
12077       case X86::DI: DestReg = X86::RDI; break;
12078       case X86::BP: DestReg = X86::RBP; break;
12079       case X86::SP: DestReg = X86::RSP; break;
12080       }
12081       if (DestReg) {
12082         Res.first = DestReg;
12083         Res.second = X86::GR64RegisterClass;
12084       }
12085     }
12086   } else if (Res.second == X86::FR32RegisterClass ||
12087              Res.second == X86::FR64RegisterClass ||
12088              Res.second == X86::VR128RegisterClass) {
12089     // Handle references to XMM physical registers that got mapped into the
12090     // wrong class.  This can happen with constraints like {xmm0} where the
12091     // target independent register mapper will just pick the first match it can
12092     // find, ignoring the required type.
12093     if (VT == MVT::f32)
12094       Res.second = X86::FR32RegisterClass;
12095     else if (VT == MVT::f64)
12096       Res.second = X86::FR64RegisterClass;
12097     else if (X86::VR128RegisterClass->hasType(VT))
12098       Res.second = X86::VR128RegisterClass;
12099   }
12100
12101   return Res;
12102 }