Fixed a v8i16 shuffle case that should generate a pshufb instead of a pshuflw/hw.
[oota-llvm.git] / lib / Target / X86 / X86ISelLowering.cpp
1 //===-- X86ISelLowering.cpp - X86 DAG Lowering Implementation -------------===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 // This file defines the interfaces that X86 uses to lower LLVM code into a
11 // selection DAG.
12 //
13 //===----------------------------------------------------------------------===//
14
15 #include "X86.h"
16 #include "X86InstrBuilder.h"
17 #include "X86ISelLowering.h"
18 #include "X86MachineFunctionInfo.h"
19 #include "X86TargetMachine.h"
20 #include "llvm/CallingConv.h"
21 #include "llvm/Constants.h"
22 #include "llvm/DerivedTypes.h"
23 #include "llvm/GlobalVariable.h"
24 #include "llvm/Function.h"
25 #include "llvm/Intrinsics.h"
26 #include "llvm/ADT/BitVector.h"
27 #include "llvm/ADT/VectorExtras.h"
28 #include "llvm/CodeGen/CallingConvLower.h"
29 #include "llvm/CodeGen/MachineFrameInfo.h"
30 #include "llvm/CodeGen/MachineFunction.h"
31 #include "llvm/CodeGen/MachineInstrBuilder.h"
32 #include "llvm/CodeGen/MachineModuleInfo.h"
33 #include "llvm/CodeGen/MachineRegisterInfo.h"
34 #include "llvm/CodeGen/PseudoSourceValue.h"
35 #include "llvm/CodeGen/SelectionDAG.h"
36 #include "llvm/Support/MathExtras.h"
37 #include "llvm/Support/Debug.h"
38 #include "llvm/Target/TargetOptions.h"
39 #include "llvm/ADT/SmallSet.h"
40 #include "llvm/ADT/StringExtras.h"
41 #include "llvm/Support/CommandLine.h"
42 using namespace llvm;
43
44 static cl::opt<bool>
45 DisableMMX("disable-mmx", cl::Hidden, cl::desc("Disable use of MMX"));
46
47 // Forward declarations.
48 static SDValue getMOVLMask(unsigned NumElems, SelectionDAG &DAG, DebugLoc dl);
49
50 X86TargetLowering::X86TargetLowering(X86TargetMachine &TM)
51   : TargetLowering(TM) {
52   Subtarget = &TM.getSubtarget<X86Subtarget>();
53   X86ScalarSSEf64 = Subtarget->hasSSE2();
54   X86ScalarSSEf32 = Subtarget->hasSSE1();
55   X86StackPtr = Subtarget->is64Bit() ? X86::RSP : X86::ESP;
56
57   bool Fast = false;
58
59   RegInfo = TM.getRegisterInfo();
60   TD = getTargetData();
61
62   // Set up the TargetLowering object.
63
64   // X86 is weird, it always uses i8 for shift amounts and setcc results.
65   setShiftAmountType(MVT::i8);
66   setBooleanContents(ZeroOrOneBooleanContent);
67   setSchedulingPreference(SchedulingForRegPressure);
68   setShiftAmountFlavor(Mask);   // shl X, 32 == shl X, 0
69   setStackPointerRegisterToSaveRestore(X86StackPtr);
70
71   if (Subtarget->isTargetDarwin()) {
72     // Darwin should use _setjmp/_longjmp instead of setjmp/longjmp.
73     setUseUnderscoreSetJmp(false);
74     setUseUnderscoreLongJmp(false);
75   } else if (Subtarget->isTargetMingw()) {
76     // MS runtime is weird: it exports _setjmp, but longjmp!
77     setUseUnderscoreSetJmp(true);
78     setUseUnderscoreLongJmp(false);
79   } else {
80     setUseUnderscoreSetJmp(true);
81     setUseUnderscoreLongJmp(true);
82   }
83
84   // Set up the register classes.
85   addRegisterClass(MVT::i8, X86::GR8RegisterClass);
86   addRegisterClass(MVT::i16, X86::GR16RegisterClass);
87   addRegisterClass(MVT::i32, X86::GR32RegisterClass);
88   if (Subtarget->is64Bit())
89     addRegisterClass(MVT::i64, X86::GR64RegisterClass);
90
91   setLoadExtAction(ISD::SEXTLOAD, MVT::i1, Promote);
92
93   // We don't accept any truncstore of integer registers.
94   setTruncStoreAction(MVT::i64, MVT::i32, Expand);
95   setTruncStoreAction(MVT::i64, MVT::i16, Expand);
96   setTruncStoreAction(MVT::i64, MVT::i8 , Expand);
97   setTruncStoreAction(MVT::i32, MVT::i16, Expand);
98   setTruncStoreAction(MVT::i32, MVT::i8 , Expand);
99   setTruncStoreAction(MVT::i16, MVT::i8,  Expand);
100
101   // SETOEQ and SETUNE require checking two conditions.
102   setCondCodeAction(ISD::SETOEQ, MVT::f32, Expand);
103   setCondCodeAction(ISD::SETOEQ, MVT::f64, Expand);
104   setCondCodeAction(ISD::SETOEQ, MVT::f80, Expand);
105   setCondCodeAction(ISD::SETUNE, MVT::f32, Expand);
106   setCondCodeAction(ISD::SETUNE, MVT::f64, Expand);
107   setCondCodeAction(ISD::SETUNE, MVT::f80, Expand);
108
109   // Promote all UINT_TO_FP to larger SINT_TO_FP's, as X86 doesn't have this
110   // operation.
111   setOperationAction(ISD::UINT_TO_FP       , MVT::i1   , Promote);
112   setOperationAction(ISD::UINT_TO_FP       , MVT::i8   , Promote);
113   setOperationAction(ISD::UINT_TO_FP       , MVT::i16  , Promote);
114
115   if (Subtarget->is64Bit()) {
116     setOperationAction(ISD::UINT_TO_FP     , MVT::i64  , Expand);
117     setOperationAction(ISD::UINT_TO_FP     , MVT::i32  , Promote);
118   } else {
119     if (X86ScalarSSEf64) {
120       // We have an impenetrably clever algorithm for ui64->double only.
121       setOperationAction(ISD::UINT_TO_FP   , MVT::i64  , Custom);
122
123       // We have faster algorithm for ui32->single only.
124       setOperationAction(ISD::UINT_TO_FP   , MVT::i32  , Custom);
125     } else
126       setOperationAction(ISD::UINT_TO_FP   , MVT::i32  , Promote);
127   }
128
129   // Promote i1/i8 SINT_TO_FP to larger SINT_TO_FP's, as X86 doesn't have
130   // this operation.
131   setOperationAction(ISD::SINT_TO_FP       , MVT::i1   , Promote);
132   setOperationAction(ISD::SINT_TO_FP       , MVT::i8   , Promote);
133   // SSE has no i16 to fp conversion, only i32
134   if (X86ScalarSSEf32) {
135     setOperationAction(ISD::SINT_TO_FP     , MVT::i16  , Promote);
136     // f32 and f64 cases are Legal, f80 case is not
137     setOperationAction(ISD::SINT_TO_FP     , MVT::i32  , Custom);
138   } else {
139     setOperationAction(ISD::SINT_TO_FP     , MVT::i16  , Custom);
140     setOperationAction(ISD::SINT_TO_FP     , MVT::i32  , Custom);
141   }
142
143   // In 32-bit mode these are custom lowered.  In 64-bit mode F32 and F64
144   // are Legal, f80 is custom lowered.
145   setOperationAction(ISD::FP_TO_SINT     , MVT::i64  , Custom);
146   setOperationAction(ISD::SINT_TO_FP     , MVT::i64  , Custom);
147
148   // Promote i1/i8 FP_TO_SINT to larger FP_TO_SINTS's, as X86 doesn't have
149   // this operation.
150   setOperationAction(ISD::FP_TO_SINT       , MVT::i1   , Promote);
151   setOperationAction(ISD::FP_TO_SINT       , MVT::i8   , Promote);
152
153   if (X86ScalarSSEf32) {
154     setOperationAction(ISD::FP_TO_SINT     , MVT::i16  , Promote);
155     // f32 and f64 cases are Legal, f80 case is not
156     setOperationAction(ISD::FP_TO_SINT     , MVT::i32  , Custom);
157   } else {
158     setOperationAction(ISD::FP_TO_SINT     , MVT::i16  , Custom);
159     setOperationAction(ISD::FP_TO_SINT     , MVT::i32  , Custom);
160   }
161
162   // Handle FP_TO_UINT by promoting the destination to a larger signed
163   // conversion.
164   setOperationAction(ISD::FP_TO_UINT       , MVT::i1   , Promote);
165   setOperationAction(ISD::FP_TO_UINT       , MVT::i8   , Promote);
166   setOperationAction(ISD::FP_TO_UINT       , MVT::i16  , Promote);
167
168   if (Subtarget->is64Bit()) {
169     setOperationAction(ISD::FP_TO_UINT     , MVT::i64  , Expand);
170     setOperationAction(ISD::FP_TO_UINT     , MVT::i32  , Promote);
171   } else {
172     if (X86ScalarSSEf32 && !Subtarget->hasSSE3())
173       // Expand FP_TO_UINT into a select.
174       // FIXME: We would like to use a Custom expander here eventually to do
175       // the optimal thing for SSE vs. the default expansion in the legalizer.
176       setOperationAction(ISD::FP_TO_UINT   , MVT::i32  , Expand);
177     else
178       // With SSE3 we can use fisttpll to convert to a signed i64.
179       setOperationAction(ISD::FP_TO_UINT   , MVT::i32  , Promote);
180   }
181
182   // TODO: when we have SSE, these could be more efficient, by using movd/movq.
183   if (!X86ScalarSSEf64) {
184     setOperationAction(ISD::BIT_CONVERT      , MVT::f32  , Expand);
185     setOperationAction(ISD::BIT_CONVERT      , MVT::i32  , Expand);
186   }
187
188   // Scalar integer divide and remainder are lowered to use operations that
189   // produce two results, to match the available instructions. This exposes
190   // the two-result form to trivial CSE, which is able to combine x/y and x%y
191   // into a single instruction.
192   //
193   // Scalar integer multiply-high is also lowered to use two-result
194   // operations, to match the available instructions. However, plain multiply
195   // (low) operations are left as Legal, as there are single-result
196   // instructions for this in x86. Using the two-result multiply instructions
197   // when both high and low results are needed must be arranged by dagcombine.
198   setOperationAction(ISD::MULHS           , MVT::i8    , Expand);
199   setOperationAction(ISD::MULHU           , MVT::i8    , Expand);
200   setOperationAction(ISD::SDIV            , MVT::i8    , Expand);
201   setOperationAction(ISD::UDIV            , MVT::i8    , Expand);
202   setOperationAction(ISD::SREM            , MVT::i8    , Expand);
203   setOperationAction(ISD::UREM            , MVT::i8    , Expand);
204   setOperationAction(ISD::MULHS           , MVT::i16   , Expand);
205   setOperationAction(ISD::MULHU           , MVT::i16   , Expand);
206   setOperationAction(ISD::SDIV            , MVT::i16   , Expand);
207   setOperationAction(ISD::UDIV            , MVT::i16   , Expand);
208   setOperationAction(ISD::SREM            , MVT::i16   , Expand);
209   setOperationAction(ISD::UREM            , MVT::i16   , Expand);
210   setOperationAction(ISD::MULHS           , MVT::i32   , Expand);
211   setOperationAction(ISD::MULHU           , MVT::i32   , Expand);
212   setOperationAction(ISD::SDIV            , MVT::i32   , Expand);
213   setOperationAction(ISD::UDIV            , MVT::i32   , Expand);
214   setOperationAction(ISD::SREM            , MVT::i32   , Expand);
215   setOperationAction(ISD::UREM            , MVT::i32   , Expand);
216   setOperationAction(ISD::MULHS           , MVT::i64   , Expand);
217   setOperationAction(ISD::MULHU           , MVT::i64   , Expand);
218   setOperationAction(ISD::SDIV            , MVT::i64   , Expand);
219   setOperationAction(ISD::UDIV            , MVT::i64   , Expand);
220   setOperationAction(ISD::SREM            , MVT::i64   , Expand);
221   setOperationAction(ISD::UREM            , MVT::i64   , Expand);
222
223   setOperationAction(ISD::BR_JT            , MVT::Other, Expand);
224   setOperationAction(ISD::BRCOND           , MVT::Other, Custom);
225   setOperationAction(ISD::BR_CC            , MVT::Other, Expand);
226   setOperationAction(ISD::SELECT_CC        , MVT::Other, Expand);
227   if (Subtarget->is64Bit())
228     setOperationAction(ISD::SIGN_EXTEND_INREG, MVT::i32, Legal);
229   setOperationAction(ISD::SIGN_EXTEND_INREG, MVT::i16  , Legal);
230   setOperationAction(ISD::SIGN_EXTEND_INREG, MVT::i8   , Legal);
231   setOperationAction(ISD::SIGN_EXTEND_INREG, MVT::i1   , Expand);
232   setOperationAction(ISD::FP_ROUND_INREG   , MVT::f32  , Expand);
233   setOperationAction(ISD::FREM             , MVT::f32  , Expand);
234   setOperationAction(ISD::FREM             , MVT::f64  , Expand);
235   setOperationAction(ISD::FREM             , MVT::f80  , Expand);
236   setOperationAction(ISD::FLT_ROUNDS_      , MVT::i32  , Custom);
237
238   setOperationAction(ISD::CTPOP            , MVT::i8   , Expand);
239   setOperationAction(ISD::CTTZ             , MVT::i8   , Custom);
240   setOperationAction(ISD::CTLZ             , MVT::i8   , Custom);
241   setOperationAction(ISD::CTPOP            , MVT::i16  , Expand);
242   setOperationAction(ISD::CTTZ             , MVT::i16  , Custom);
243   setOperationAction(ISD::CTLZ             , MVT::i16  , Custom);
244   setOperationAction(ISD::CTPOP            , MVT::i32  , Expand);
245   setOperationAction(ISD::CTTZ             , MVT::i32  , Custom);
246   setOperationAction(ISD::CTLZ             , MVT::i32  , Custom);
247   if (Subtarget->is64Bit()) {
248     setOperationAction(ISD::CTPOP          , MVT::i64  , Expand);
249     setOperationAction(ISD::CTTZ           , MVT::i64  , Custom);
250     setOperationAction(ISD::CTLZ           , MVT::i64  , Custom);
251   }
252
253   setOperationAction(ISD::READCYCLECOUNTER , MVT::i64  , Custom);
254   setOperationAction(ISD::BSWAP            , MVT::i16  , Expand);
255
256   // These should be promoted to a larger select which is supported.
257   setOperationAction(ISD::SELECT           , MVT::i1   , Promote);
258   setOperationAction(ISD::SELECT           , MVT::i8   , Promote);
259   // X86 wants to expand cmov itself.
260   setOperationAction(ISD::SELECT          , MVT::i16  , Custom);
261   setOperationAction(ISD::SELECT          , MVT::i32  , Custom);
262   setOperationAction(ISD::SELECT          , MVT::f32  , Custom);
263   setOperationAction(ISD::SELECT          , MVT::f64  , Custom);
264   setOperationAction(ISD::SELECT          , MVT::f80  , Custom);
265   setOperationAction(ISD::SETCC           , MVT::i8   , Custom);
266   setOperationAction(ISD::SETCC           , MVT::i16  , Custom);
267   setOperationAction(ISD::SETCC           , MVT::i32  , Custom);
268   setOperationAction(ISD::SETCC           , MVT::f32  , Custom);
269   setOperationAction(ISD::SETCC           , MVT::f64  , Custom);
270   setOperationAction(ISD::SETCC           , MVT::f80  , Custom);
271   if (Subtarget->is64Bit()) {
272     setOperationAction(ISD::SELECT        , MVT::i64  , Custom);
273     setOperationAction(ISD::SETCC         , MVT::i64  , Custom);
274   }
275   // X86 ret instruction may pop stack.
276   setOperationAction(ISD::RET             , MVT::Other, Custom);
277   setOperationAction(ISD::EH_RETURN       , MVT::Other, Custom);
278
279   // Darwin ABI issue.
280   setOperationAction(ISD::ConstantPool    , MVT::i32  , Custom);
281   setOperationAction(ISD::JumpTable       , MVT::i32  , Custom);
282   setOperationAction(ISD::GlobalAddress   , MVT::i32  , Custom);
283   setOperationAction(ISD::GlobalTLSAddress, MVT::i32  , Custom);
284   if (Subtarget->is64Bit())
285     setOperationAction(ISD::GlobalTLSAddress, MVT::i64, Custom);
286   setOperationAction(ISD::ExternalSymbol  , MVT::i32  , Custom);
287   if (Subtarget->is64Bit()) {
288     setOperationAction(ISD::ConstantPool  , MVT::i64  , Custom);
289     setOperationAction(ISD::JumpTable     , MVT::i64  , Custom);
290     setOperationAction(ISD::GlobalAddress , MVT::i64  , Custom);
291     setOperationAction(ISD::ExternalSymbol, MVT::i64  , Custom);
292   }
293   // 64-bit addm sub, shl, sra, srl (iff 32-bit x86)
294   setOperationAction(ISD::SHL_PARTS       , MVT::i32  , Custom);
295   setOperationAction(ISD::SRA_PARTS       , MVT::i32  , Custom);
296   setOperationAction(ISD::SRL_PARTS       , MVT::i32  , Custom);
297   if (Subtarget->is64Bit()) {
298     setOperationAction(ISD::SHL_PARTS     , MVT::i64  , Custom);
299     setOperationAction(ISD::SRA_PARTS     , MVT::i64  , Custom);
300     setOperationAction(ISD::SRL_PARTS     , MVT::i64  , Custom);
301   }
302
303   if (Subtarget->hasSSE1())
304     setOperationAction(ISD::PREFETCH      , MVT::Other, Legal);
305
306   if (!Subtarget->hasSSE2())
307     setOperationAction(ISD::MEMBARRIER    , MVT::Other, Expand);
308
309   // Expand certain atomics
310   setOperationAction(ISD::ATOMIC_CMP_SWAP, MVT::i8, Custom);
311   setOperationAction(ISD::ATOMIC_CMP_SWAP, MVT::i16, Custom);
312   setOperationAction(ISD::ATOMIC_CMP_SWAP, MVT::i32, Custom);
313   setOperationAction(ISD::ATOMIC_CMP_SWAP, MVT::i64, Custom);
314
315   setOperationAction(ISD::ATOMIC_LOAD_SUB, MVT::i8, Custom);
316   setOperationAction(ISD::ATOMIC_LOAD_SUB, MVT::i16, Custom);
317   setOperationAction(ISD::ATOMIC_LOAD_SUB, MVT::i32, Custom);
318   setOperationAction(ISD::ATOMIC_LOAD_SUB, MVT::i64, Custom);
319
320   if (!Subtarget->is64Bit()) {
321     setOperationAction(ISD::ATOMIC_LOAD_ADD, MVT::i64, Custom);
322     setOperationAction(ISD::ATOMIC_LOAD_SUB, MVT::i64, Custom);
323     setOperationAction(ISD::ATOMIC_LOAD_AND, MVT::i64, Custom);
324     setOperationAction(ISD::ATOMIC_LOAD_OR, MVT::i64, Custom);
325     setOperationAction(ISD::ATOMIC_LOAD_XOR, MVT::i64, Custom);
326     setOperationAction(ISD::ATOMIC_LOAD_NAND, MVT::i64, Custom);
327     setOperationAction(ISD::ATOMIC_SWAP, MVT::i64, Custom);
328   }
329
330   // Use the default ISD::DBG_STOPPOINT, ISD::DECLARE expansion.
331   setOperationAction(ISD::DBG_STOPPOINT, MVT::Other, Expand);
332   // FIXME - use subtarget debug flags
333   if (!Subtarget->isTargetDarwin() &&
334       !Subtarget->isTargetELF() &&
335       !Subtarget->isTargetCygMing()) {
336     setOperationAction(ISD::DBG_LABEL, MVT::Other, Expand);
337     setOperationAction(ISD::EH_LABEL, MVT::Other, Expand);
338   }
339
340   setOperationAction(ISD::EXCEPTIONADDR, MVT::i64, Expand);
341   setOperationAction(ISD::EHSELECTION,   MVT::i64, Expand);
342   setOperationAction(ISD::EXCEPTIONADDR, MVT::i32, Expand);
343   setOperationAction(ISD::EHSELECTION,   MVT::i32, Expand);
344   if (Subtarget->is64Bit()) {
345     setExceptionPointerRegister(X86::RAX);
346     setExceptionSelectorRegister(X86::RDX);
347   } else {
348     setExceptionPointerRegister(X86::EAX);
349     setExceptionSelectorRegister(X86::EDX);
350   }
351   setOperationAction(ISD::FRAME_TO_ARGS_OFFSET, MVT::i32, Custom);
352   setOperationAction(ISD::FRAME_TO_ARGS_OFFSET, MVT::i64, Custom);
353
354   setOperationAction(ISD::TRAMPOLINE, MVT::Other, Custom);
355
356   setOperationAction(ISD::TRAP, MVT::Other, Legal);
357
358   // VASTART needs to be custom lowered to use the VarArgsFrameIndex
359   setOperationAction(ISD::VASTART           , MVT::Other, Custom);
360   setOperationAction(ISD::VAEND             , MVT::Other, Expand);
361   if (Subtarget->is64Bit()) {
362     setOperationAction(ISD::VAARG           , MVT::Other, Custom);
363     setOperationAction(ISD::VACOPY          , MVT::Other, Custom);
364   } else {
365     setOperationAction(ISD::VAARG           , MVT::Other, Expand);
366     setOperationAction(ISD::VACOPY          , MVT::Other, Expand);
367   }
368
369   setOperationAction(ISD::STACKSAVE,          MVT::Other, Expand);
370   setOperationAction(ISD::STACKRESTORE,       MVT::Other, Expand);
371   if (Subtarget->is64Bit())
372     setOperationAction(ISD::DYNAMIC_STACKALLOC, MVT::i64, Expand);
373   if (Subtarget->isTargetCygMing())
374     setOperationAction(ISD::DYNAMIC_STACKALLOC, MVT::i32, Custom);
375   else
376     setOperationAction(ISD::DYNAMIC_STACKALLOC, MVT::i32, Expand);
377
378   if (!UseSoftFloat && X86ScalarSSEf64) {
379     // f32 and f64 use SSE.
380     // Set up the FP register classes.
381     addRegisterClass(MVT::f32, X86::FR32RegisterClass);
382     addRegisterClass(MVT::f64, X86::FR64RegisterClass);
383
384     // Use ANDPD to simulate FABS.
385     setOperationAction(ISD::FABS , MVT::f64, Custom);
386     setOperationAction(ISD::FABS , MVT::f32, Custom);
387
388     // Use XORP to simulate FNEG.
389     setOperationAction(ISD::FNEG , MVT::f64, Custom);
390     setOperationAction(ISD::FNEG , MVT::f32, Custom);
391
392     // Use ANDPD and ORPD to simulate FCOPYSIGN.
393     setOperationAction(ISD::FCOPYSIGN, MVT::f64, Custom);
394     setOperationAction(ISD::FCOPYSIGN, MVT::f32, Custom);
395
396     // We don't support sin/cos/fmod
397     setOperationAction(ISD::FSIN , MVT::f64, Expand);
398     setOperationAction(ISD::FCOS , MVT::f64, Expand);
399     setOperationAction(ISD::FSIN , MVT::f32, Expand);
400     setOperationAction(ISD::FCOS , MVT::f32, Expand);
401
402     // Expand FP immediates into loads from the stack, except for the special
403     // cases we handle.
404     addLegalFPImmediate(APFloat(+0.0)); // xorpd
405     addLegalFPImmediate(APFloat(+0.0f)); // xorps
406
407     // Floating truncations from f80 and extensions to f80 go through memory.
408     // If optimizing, we lie about this though and handle it in
409     // InstructionSelectPreprocess so that dagcombine2 can hack on these.
410     if (Fast) {
411       setConvertAction(MVT::f32, MVT::f80, Expand);
412       setConvertAction(MVT::f64, MVT::f80, Expand);
413       setConvertAction(MVT::f80, MVT::f32, Expand);
414       setConvertAction(MVT::f80, MVT::f64, Expand);
415     }
416   } else if (!UseSoftFloat && X86ScalarSSEf32) {
417     // Use SSE for f32, x87 for f64.
418     // Set up the FP register classes.
419     addRegisterClass(MVT::f32, X86::FR32RegisterClass);
420     addRegisterClass(MVT::f64, X86::RFP64RegisterClass);
421
422     // Use ANDPS to simulate FABS.
423     setOperationAction(ISD::FABS , MVT::f32, Custom);
424
425     // Use XORP to simulate FNEG.
426     setOperationAction(ISD::FNEG , MVT::f32, Custom);
427
428     setOperationAction(ISD::UNDEF,     MVT::f64, Expand);
429
430     // Use ANDPS and ORPS to simulate FCOPYSIGN.
431     setOperationAction(ISD::FCOPYSIGN, MVT::f64, Expand);
432     setOperationAction(ISD::FCOPYSIGN, MVT::f32, Custom);
433
434     // We don't support sin/cos/fmod
435     setOperationAction(ISD::FSIN , MVT::f32, Expand);
436     setOperationAction(ISD::FCOS , MVT::f32, Expand);
437
438     // Special cases we handle for FP constants.
439     addLegalFPImmediate(APFloat(+0.0f)); // xorps
440     addLegalFPImmediate(APFloat(+0.0)); // FLD0
441     addLegalFPImmediate(APFloat(+1.0)); // FLD1
442     addLegalFPImmediate(APFloat(-0.0)); // FLD0/FCHS
443     addLegalFPImmediate(APFloat(-1.0)); // FLD1/FCHS
444
445     // SSE <-> X87 conversions go through memory.  If optimizing, we lie about
446     // this though and handle it in InstructionSelectPreprocess so that
447     // dagcombine2 can hack on these.
448     if (Fast) {
449       setConvertAction(MVT::f32, MVT::f64, Expand);
450       setConvertAction(MVT::f32, MVT::f80, Expand);
451       setConvertAction(MVT::f80, MVT::f32, Expand);
452       setConvertAction(MVT::f64, MVT::f32, Expand);
453       // And x87->x87 truncations also.
454       setConvertAction(MVT::f80, MVT::f64, Expand);
455     }
456
457     if (!UnsafeFPMath) {
458       setOperationAction(ISD::FSIN           , MVT::f64  , Expand);
459       setOperationAction(ISD::FCOS           , MVT::f64  , Expand);
460     }
461   } else if (!UseSoftFloat) {
462     // f32 and f64 in x87.
463     // Set up the FP register classes.
464     addRegisterClass(MVT::f64, X86::RFP64RegisterClass);
465     addRegisterClass(MVT::f32, X86::RFP32RegisterClass);
466
467     setOperationAction(ISD::UNDEF,     MVT::f64, Expand);
468     setOperationAction(ISD::UNDEF,     MVT::f32, Expand);
469     setOperationAction(ISD::FCOPYSIGN, MVT::f64, Expand);
470     setOperationAction(ISD::FCOPYSIGN, MVT::f32, Expand);
471
472     // Floating truncations go through memory.  If optimizing, we lie about
473     // this though and handle it in InstructionSelectPreprocess so that
474     // dagcombine2 can hack on these.
475     if (Fast) {
476       setConvertAction(MVT::f80, MVT::f32, Expand);
477       setConvertAction(MVT::f64, MVT::f32, Expand);
478       setConvertAction(MVT::f80, MVT::f64, Expand);
479     }
480
481     if (!UnsafeFPMath) {
482       setOperationAction(ISD::FSIN           , MVT::f64  , Expand);
483       setOperationAction(ISD::FCOS           , MVT::f64  , Expand);
484     }
485     addLegalFPImmediate(APFloat(+0.0)); // FLD0
486     addLegalFPImmediate(APFloat(+1.0)); // FLD1
487     addLegalFPImmediate(APFloat(-0.0)); // FLD0/FCHS
488     addLegalFPImmediate(APFloat(-1.0)); // FLD1/FCHS
489     addLegalFPImmediate(APFloat(+0.0f)); // FLD0
490     addLegalFPImmediate(APFloat(+1.0f)); // FLD1
491     addLegalFPImmediate(APFloat(-0.0f)); // FLD0/FCHS
492     addLegalFPImmediate(APFloat(-1.0f)); // FLD1/FCHS
493   }
494
495   // Long double always uses X87.
496   if (!UseSoftFloat) {
497     addRegisterClass(MVT::f80, X86::RFP80RegisterClass);
498     setOperationAction(ISD::UNDEF,     MVT::f80, Expand);
499     setOperationAction(ISD::FCOPYSIGN, MVT::f80, Expand);
500     {
501       bool ignored;
502       APFloat TmpFlt(+0.0);
503       TmpFlt.convert(APFloat::x87DoubleExtended, APFloat::rmNearestTiesToEven,
504                      &ignored);
505       addLegalFPImmediate(TmpFlt);  // FLD0
506       TmpFlt.changeSign();
507       addLegalFPImmediate(TmpFlt);  // FLD0/FCHS
508       APFloat TmpFlt2(+1.0);
509       TmpFlt2.convert(APFloat::x87DoubleExtended, APFloat::rmNearestTiesToEven,
510                       &ignored);
511       addLegalFPImmediate(TmpFlt2);  // FLD1
512       TmpFlt2.changeSign();
513       addLegalFPImmediate(TmpFlt2);  // FLD1/FCHS
514     }
515
516     if (!UnsafeFPMath) {
517       setOperationAction(ISD::FSIN           , MVT::f80  , Expand);
518       setOperationAction(ISD::FCOS           , MVT::f80  , Expand);
519     }
520   }
521
522   // Always use a library call for pow.
523   setOperationAction(ISD::FPOW             , MVT::f32  , Expand);
524   setOperationAction(ISD::FPOW             , MVT::f64  , Expand);
525   setOperationAction(ISD::FPOW             , MVT::f80  , Expand);
526
527   setOperationAction(ISD::FLOG, MVT::f80, Expand);
528   setOperationAction(ISD::FLOG2, MVT::f80, Expand);
529   setOperationAction(ISD::FLOG10, MVT::f80, Expand);
530   setOperationAction(ISD::FEXP, MVT::f80, Expand);
531   setOperationAction(ISD::FEXP2, MVT::f80, Expand);
532
533   // First set operation action for all vector types to either promote
534   // (for widening) or expand (for scalarization). Then we will selectively
535   // turn on ones that can be effectively codegen'd.
536   for (unsigned VT = (unsigned)MVT::FIRST_VECTOR_VALUETYPE;
537        VT <= (unsigned)MVT::LAST_VECTOR_VALUETYPE; ++VT) {
538     setOperationAction(ISD::ADD , (MVT::SimpleValueType)VT, Expand);
539     setOperationAction(ISD::SUB , (MVT::SimpleValueType)VT, Expand);
540     setOperationAction(ISD::FADD, (MVT::SimpleValueType)VT, Expand);
541     setOperationAction(ISD::FNEG, (MVT::SimpleValueType)VT, Expand);
542     setOperationAction(ISD::FSUB, (MVT::SimpleValueType)VT, Expand);
543     setOperationAction(ISD::MUL , (MVT::SimpleValueType)VT, Expand);
544     setOperationAction(ISD::FMUL, (MVT::SimpleValueType)VT, Expand);
545     setOperationAction(ISD::SDIV, (MVT::SimpleValueType)VT, Expand);
546     setOperationAction(ISD::UDIV, (MVT::SimpleValueType)VT, Expand);
547     setOperationAction(ISD::FDIV, (MVT::SimpleValueType)VT, Expand);
548     setOperationAction(ISD::SREM, (MVT::SimpleValueType)VT, Expand);
549     setOperationAction(ISD::UREM, (MVT::SimpleValueType)VT, Expand);
550     setOperationAction(ISD::LOAD, (MVT::SimpleValueType)VT, Expand);
551     setOperationAction(ISD::VECTOR_SHUFFLE, (MVT::SimpleValueType)VT, Expand);
552     setOperationAction(ISD::EXTRACT_VECTOR_ELT,(MVT::SimpleValueType)VT,Expand);
553     setOperationAction(ISD::INSERT_VECTOR_ELT,(MVT::SimpleValueType)VT, Expand);
554     setOperationAction(ISD::FABS, (MVT::SimpleValueType)VT, Expand);
555     setOperationAction(ISD::FSIN, (MVT::SimpleValueType)VT, Expand);
556     setOperationAction(ISD::FCOS, (MVT::SimpleValueType)VT, Expand);
557     setOperationAction(ISD::FREM, (MVT::SimpleValueType)VT, Expand);
558     setOperationAction(ISD::FPOWI, (MVT::SimpleValueType)VT, Expand);
559     setOperationAction(ISD::FSQRT, (MVT::SimpleValueType)VT, Expand);
560     setOperationAction(ISD::FCOPYSIGN, (MVT::SimpleValueType)VT, Expand);
561     setOperationAction(ISD::SMUL_LOHI, (MVT::SimpleValueType)VT, Expand);
562     setOperationAction(ISD::UMUL_LOHI, (MVT::SimpleValueType)VT, Expand);
563     setOperationAction(ISD::SDIVREM, (MVT::SimpleValueType)VT, Expand);
564     setOperationAction(ISD::UDIVREM, (MVT::SimpleValueType)VT, Expand);
565     setOperationAction(ISD::FPOW, (MVT::SimpleValueType)VT, Expand);
566     setOperationAction(ISD::CTPOP, (MVT::SimpleValueType)VT, Expand);
567     setOperationAction(ISD::CTTZ, (MVT::SimpleValueType)VT, Expand);
568     setOperationAction(ISD::CTLZ, (MVT::SimpleValueType)VT, Expand);
569     setOperationAction(ISD::SHL, (MVT::SimpleValueType)VT, Expand);
570     setOperationAction(ISD::SRA, (MVT::SimpleValueType)VT, Expand);
571     setOperationAction(ISD::SRL, (MVT::SimpleValueType)VT, Expand);
572     setOperationAction(ISD::ROTL, (MVT::SimpleValueType)VT, Expand);
573     setOperationAction(ISD::ROTR, (MVT::SimpleValueType)VT, Expand);
574     setOperationAction(ISD::BSWAP, (MVT::SimpleValueType)VT, Expand);
575     setOperationAction(ISD::VSETCC, (MVT::SimpleValueType)VT, Expand);
576     setOperationAction(ISD::FLOG, (MVT::SimpleValueType)VT, Expand);
577     setOperationAction(ISD::FLOG2, (MVT::SimpleValueType)VT, Expand);
578     setOperationAction(ISD::FLOG10, (MVT::SimpleValueType)VT, Expand);
579     setOperationAction(ISD::FEXP, (MVT::SimpleValueType)VT, Expand);
580     setOperationAction(ISD::FEXP2, (MVT::SimpleValueType)VT, Expand);
581   }
582
583   // FIXME: In order to prevent SSE instructions being expanded to MMX ones
584   // with -msoft-float, disable use of MMX as well.
585   if (!UseSoftFloat && !DisableMMX && Subtarget->hasMMX()) {
586     addRegisterClass(MVT::v8i8,  X86::VR64RegisterClass);
587     addRegisterClass(MVT::v4i16, X86::VR64RegisterClass);
588     addRegisterClass(MVT::v2i32, X86::VR64RegisterClass);
589     addRegisterClass(MVT::v2f32, X86::VR64RegisterClass);
590     addRegisterClass(MVT::v1i64, X86::VR64RegisterClass);
591
592     setOperationAction(ISD::ADD,                MVT::v8i8,  Legal);
593     setOperationAction(ISD::ADD,                MVT::v4i16, Legal);
594     setOperationAction(ISD::ADD,                MVT::v2i32, Legal);
595     setOperationAction(ISD::ADD,                MVT::v1i64, Legal);
596
597     setOperationAction(ISD::SUB,                MVT::v8i8,  Legal);
598     setOperationAction(ISD::SUB,                MVT::v4i16, Legal);
599     setOperationAction(ISD::SUB,                MVT::v2i32, Legal);
600     setOperationAction(ISD::SUB,                MVT::v1i64, Legal);
601
602     setOperationAction(ISD::MULHS,              MVT::v4i16, Legal);
603     setOperationAction(ISD::MUL,                MVT::v4i16, Legal);
604
605     setOperationAction(ISD::AND,                MVT::v8i8,  Promote);
606     AddPromotedToType (ISD::AND,                MVT::v8i8,  MVT::v1i64);
607     setOperationAction(ISD::AND,                MVT::v4i16, Promote);
608     AddPromotedToType (ISD::AND,                MVT::v4i16, MVT::v1i64);
609     setOperationAction(ISD::AND,                MVT::v2i32, Promote);
610     AddPromotedToType (ISD::AND,                MVT::v2i32, MVT::v1i64);
611     setOperationAction(ISD::AND,                MVT::v1i64, Legal);
612
613     setOperationAction(ISD::OR,                 MVT::v8i8,  Promote);
614     AddPromotedToType (ISD::OR,                 MVT::v8i8,  MVT::v1i64);
615     setOperationAction(ISD::OR,                 MVT::v4i16, Promote);
616     AddPromotedToType (ISD::OR,                 MVT::v4i16, MVT::v1i64);
617     setOperationAction(ISD::OR,                 MVT::v2i32, Promote);
618     AddPromotedToType (ISD::OR,                 MVT::v2i32, MVT::v1i64);
619     setOperationAction(ISD::OR,                 MVT::v1i64, Legal);
620
621     setOperationAction(ISD::XOR,                MVT::v8i8,  Promote);
622     AddPromotedToType (ISD::XOR,                MVT::v8i8,  MVT::v1i64);
623     setOperationAction(ISD::XOR,                MVT::v4i16, Promote);
624     AddPromotedToType (ISD::XOR,                MVT::v4i16, MVT::v1i64);
625     setOperationAction(ISD::XOR,                MVT::v2i32, Promote);
626     AddPromotedToType (ISD::XOR,                MVT::v2i32, MVT::v1i64);
627     setOperationAction(ISD::XOR,                MVT::v1i64, Legal);
628
629     setOperationAction(ISD::LOAD,               MVT::v8i8,  Promote);
630     AddPromotedToType (ISD::LOAD,               MVT::v8i8,  MVT::v1i64);
631     setOperationAction(ISD::LOAD,               MVT::v4i16, Promote);
632     AddPromotedToType (ISD::LOAD,               MVT::v4i16, MVT::v1i64);
633     setOperationAction(ISD::LOAD,               MVT::v2i32, Promote);
634     AddPromotedToType (ISD::LOAD,               MVT::v2i32, MVT::v1i64);
635     setOperationAction(ISD::LOAD,               MVT::v2f32, Promote);
636     AddPromotedToType (ISD::LOAD,               MVT::v2f32, MVT::v1i64);
637     setOperationAction(ISD::LOAD,               MVT::v1i64, Legal);
638
639     setOperationAction(ISD::BUILD_VECTOR,       MVT::v8i8,  Custom);
640     setOperationAction(ISD::BUILD_VECTOR,       MVT::v4i16, Custom);
641     setOperationAction(ISD::BUILD_VECTOR,       MVT::v2i32, Custom);
642     setOperationAction(ISD::BUILD_VECTOR,       MVT::v2f32, Custom);
643     setOperationAction(ISD::BUILD_VECTOR,       MVT::v1i64, Custom);
644
645     setOperationAction(ISD::VECTOR_SHUFFLE,     MVT::v8i8,  Custom);
646     setOperationAction(ISD::VECTOR_SHUFFLE,     MVT::v4i16, Custom);
647     setOperationAction(ISD::VECTOR_SHUFFLE,     MVT::v2i32, Custom);
648     setOperationAction(ISD::VECTOR_SHUFFLE,     MVT::v1i64, Custom);
649
650     setOperationAction(ISD::SCALAR_TO_VECTOR,   MVT::v2f32, Custom);
651     setOperationAction(ISD::SCALAR_TO_VECTOR,   MVT::v8i8,  Custom);
652     setOperationAction(ISD::SCALAR_TO_VECTOR,   MVT::v4i16, Custom);
653     setOperationAction(ISD::SCALAR_TO_VECTOR,   MVT::v1i64, Custom);
654
655     setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v4i16, Custom);
656
657     setTruncStoreAction(MVT::v8i16, MVT::v8i8, Expand);
658     setOperationAction(ISD::TRUNCATE,           MVT::v8i8, Expand);
659     setOperationAction(ISD::SELECT,             MVT::v8i8, Promote);
660     setOperationAction(ISD::SELECT,             MVT::v4i16, Promote);
661     setOperationAction(ISD::SELECT,             MVT::v2i32, Promote);
662     setOperationAction(ISD::SELECT,             MVT::v1i64, Custom);
663   }
664
665   if (!UseSoftFloat && Subtarget->hasSSE1()) {
666     addRegisterClass(MVT::v4f32, X86::VR128RegisterClass);
667
668     setOperationAction(ISD::FADD,               MVT::v4f32, Legal);
669     setOperationAction(ISD::FSUB,               MVT::v4f32, Legal);
670     setOperationAction(ISD::FMUL,               MVT::v4f32, Legal);
671     setOperationAction(ISD::FDIV,               MVT::v4f32, Legal);
672     setOperationAction(ISD::FSQRT,              MVT::v4f32, Legal);
673     setOperationAction(ISD::FNEG,               MVT::v4f32, Custom);
674     setOperationAction(ISD::LOAD,               MVT::v4f32, Legal);
675     setOperationAction(ISD::BUILD_VECTOR,       MVT::v4f32, Custom);
676     setOperationAction(ISD::VECTOR_SHUFFLE,     MVT::v4f32, Custom);
677     setOperationAction(ISD::EXTRACT_VECTOR_ELT, MVT::v4f32, Custom);
678     setOperationAction(ISD::SELECT,             MVT::v4f32, Custom);
679     setOperationAction(ISD::VSETCC,             MVT::v4f32, Custom);
680   }
681
682   if (!UseSoftFloat && Subtarget->hasSSE2()) {
683     addRegisterClass(MVT::v2f64, X86::VR128RegisterClass);
684
685     // FIXME: Unfortunately -soft-float means XMM registers cannot be used even
686     // for integer operations.
687     addRegisterClass(MVT::v16i8, X86::VR128RegisterClass);
688     addRegisterClass(MVT::v8i16, X86::VR128RegisterClass);
689     addRegisterClass(MVT::v4i32, X86::VR128RegisterClass);
690     addRegisterClass(MVT::v2i64, X86::VR128RegisterClass);
691
692     setOperationAction(ISD::ADD,                MVT::v16i8, Legal);
693     setOperationAction(ISD::ADD,                MVT::v8i16, Legal);
694     setOperationAction(ISD::ADD,                MVT::v4i32, Legal);
695     setOperationAction(ISD::ADD,                MVT::v2i64, Legal);
696     setOperationAction(ISD::MUL,                MVT::v2i64, Custom);
697     setOperationAction(ISD::SUB,                MVT::v16i8, Legal);
698     setOperationAction(ISD::SUB,                MVT::v8i16, Legal);
699     setOperationAction(ISD::SUB,                MVT::v4i32, Legal);
700     setOperationAction(ISD::SUB,                MVT::v2i64, Legal);
701     setOperationAction(ISD::MUL,                MVT::v8i16, Legal);
702     setOperationAction(ISD::FADD,               MVT::v2f64, Legal);
703     setOperationAction(ISD::FSUB,               MVT::v2f64, Legal);
704     setOperationAction(ISD::FMUL,               MVT::v2f64, Legal);
705     setOperationAction(ISD::FDIV,               MVT::v2f64, Legal);
706     setOperationAction(ISD::FSQRT,              MVT::v2f64, Legal);
707     setOperationAction(ISD::FNEG,               MVT::v2f64, Custom);
708
709     setOperationAction(ISD::VSETCC,             MVT::v2f64, Custom);
710     setOperationAction(ISD::VSETCC,             MVT::v16i8, Custom);
711     setOperationAction(ISD::VSETCC,             MVT::v8i16, Custom);
712     setOperationAction(ISD::VSETCC,             MVT::v4i32, Custom);
713
714     setOperationAction(ISD::SCALAR_TO_VECTOR,   MVT::v16i8, Custom);
715     setOperationAction(ISD::SCALAR_TO_VECTOR,   MVT::v8i16, Custom);
716     setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v8i16, Custom);
717     setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v4i32, Custom);
718     setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v4f32, Custom);
719
720     // Custom lower build_vector, vector_shuffle, and extract_vector_elt.
721     for (unsigned i = (unsigned)MVT::v16i8; i != (unsigned)MVT::v2i64; ++i) {
722       MVT VT = (MVT::SimpleValueType)i;
723       // Do not attempt to custom lower non-power-of-2 vectors
724       if (!isPowerOf2_32(VT.getVectorNumElements()))
725         continue;
726       setOperationAction(ISD::BUILD_VECTOR,       VT, Custom);
727       setOperationAction(ISD::VECTOR_SHUFFLE,     VT, Custom);
728       setOperationAction(ISD::EXTRACT_VECTOR_ELT, VT, Custom);
729     }
730     setOperationAction(ISD::BUILD_VECTOR,       MVT::v2f64, Custom);
731     setOperationAction(ISD::BUILD_VECTOR,       MVT::v2i64, Custom);
732     setOperationAction(ISD::VECTOR_SHUFFLE,     MVT::v2f64, Custom);
733     setOperationAction(ISD::VECTOR_SHUFFLE,     MVT::v2i64, Custom);
734     setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v2f64, Custom);
735     setOperationAction(ISD::EXTRACT_VECTOR_ELT, MVT::v2f64, Custom);
736     if (Subtarget->is64Bit()) {
737       setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v2i64, Custom);
738       setOperationAction(ISD::EXTRACT_VECTOR_ELT, MVT::v2i64, Custom);
739     }
740
741     // Promote v16i8, v8i16, v4i32 load, select, and, or, xor to v2i64.
742     for (unsigned VT = (unsigned)MVT::v16i8; VT != (unsigned)MVT::v2i64; VT++) {
743       setOperationAction(ISD::AND,    (MVT::SimpleValueType)VT, Promote);
744       AddPromotedToType (ISD::AND,    (MVT::SimpleValueType)VT, MVT::v2i64);
745       setOperationAction(ISD::OR,     (MVT::SimpleValueType)VT, Promote);
746       AddPromotedToType (ISD::OR,     (MVT::SimpleValueType)VT, MVT::v2i64);
747       setOperationAction(ISD::XOR,    (MVT::SimpleValueType)VT, Promote);
748       AddPromotedToType (ISD::XOR,    (MVT::SimpleValueType)VT, MVT::v2i64);
749       setOperationAction(ISD::LOAD,   (MVT::SimpleValueType)VT, Promote);
750       AddPromotedToType (ISD::LOAD,   (MVT::SimpleValueType)VT, MVT::v2i64);
751       setOperationAction(ISD::SELECT, (MVT::SimpleValueType)VT, Promote);
752       AddPromotedToType (ISD::SELECT, (MVT::SimpleValueType)VT, MVT::v2i64);
753     }
754
755     setTruncStoreAction(MVT::f64, MVT::f32, Expand);
756
757     // Custom lower v2i64 and v2f64 selects.
758     setOperationAction(ISD::LOAD,               MVT::v2f64, Legal);
759     setOperationAction(ISD::LOAD,               MVT::v2i64, Legal);
760     setOperationAction(ISD::SELECT,             MVT::v2f64, Custom);
761     setOperationAction(ISD::SELECT,             MVT::v2i64, Custom);
762
763   }
764
765   if (Subtarget->hasSSE41()) {
766     // FIXME: Do we need to handle scalar-to-vector here?
767     setOperationAction(ISD::MUL,                MVT::v4i32, Legal);
768
769     // i8 and i16 vectors are custom , because the source register and source
770     // source memory operand types are not the same width.  f32 vectors are
771     // custom since the immediate controlling the insert encodes additional
772     // information.
773     setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v16i8, Custom);
774     setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v8i16, Custom);
775     setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v4i32, Custom);
776     setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v4f32, Custom);
777
778     setOperationAction(ISD::EXTRACT_VECTOR_ELT, MVT::v16i8, Custom);
779     setOperationAction(ISD::EXTRACT_VECTOR_ELT, MVT::v8i16, Custom);
780     setOperationAction(ISD::EXTRACT_VECTOR_ELT, MVT::v4i32, Custom);
781     setOperationAction(ISD::EXTRACT_VECTOR_ELT, MVT::v4f32, Custom);
782
783     if (Subtarget->is64Bit()) {
784       setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v2i64, Legal);
785       setOperationAction(ISD::EXTRACT_VECTOR_ELT, MVT::v2i64, Legal);
786     }
787   }
788
789   if (Subtarget->hasSSE42()) {
790     setOperationAction(ISD::VSETCC,             MVT::v2i64, Custom);
791   }
792
793   // We want to custom lower some of our intrinsics.
794   setOperationAction(ISD::INTRINSIC_WO_CHAIN, MVT::Other, Custom);
795
796   // Add/Sub/Mul with overflow operations are custom lowered.
797   setOperationAction(ISD::SADDO, MVT::i32, Custom);
798   setOperationAction(ISD::SADDO, MVT::i64, Custom);
799   setOperationAction(ISD::UADDO, MVT::i32, Custom);
800   setOperationAction(ISD::UADDO, MVT::i64, Custom);
801   setOperationAction(ISD::SSUBO, MVT::i32, Custom);
802   setOperationAction(ISD::SSUBO, MVT::i64, Custom);
803   setOperationAction(ISD::USUBO, MVT::i32, Custom);
804   setOperationAction(ISD::USUBO, MVT::i64, Custom);
805   setOperationAction(ISD::SMULO, MVT::i32, Custom);
806   setOperationAction(ISD::SMULO, MVT::i64, Custom);
807   setOperationAction(ISD::UMULO, MVT::i32, Custom);
808   setOperationAction(ISD::UMULO, MVT::i64, Custom);
809
810   // We have target-specific dag combine patterns for the following nodes:
811   setTargetDAGCombine(ISD::VECTOR_SHUFFLE);
812   setTargetDAGCombine(ISD::BUILD_VECTOR);
813   setTargetDAGCombine(ISD::SELECT);
814   setTargetDAGCombine(ISD::SHL);
815   setTargetDAGCombine(ISD::SRA);
816   setTargetDAGCombine(ISD::SRL);
817   setTargetDAGCombine(ISD::STORE);
818
819   computeRegisterProperties();
820
821   // FIXME: These should be based on subtarget info. Plus, the values should
822   // be smaller when we are in optimizing for size mode.
823   maxStoresPerMemset = 16; // For @llvm.memset -> sequence of stores
824   maxStoresPerMemcpy = 16; // For @llvm.memcpy -> sequence of stores
825   maxStoresPerMemmove = 3; // For @llvm.memmove -> sequence of stores
826   allowUnalignedMemoryAccesses = true; // x86 supports it!
827   setPrefLoopAlignment(16);
828 }
829
830
831 MVT X86TargetLowering::getSetCCResultType(MVT VT) const {
832   return MVT::i8;
833 }
834
835
836 /// getMaxByValAlign - Helper for getByValTypeAlignment to determine
837 /// the desired ByVal argument alignment.
838 static void getMaxByValAlign(const Type *Ty, unsigned &MaxAlign) {
839   if (MaxAlign == 16)
840     return;
841   if (const VectorType *VTy = dyn_cast<VectorType>(Ty)) {
842     if (VTy->getBitWidth() == 128)
843       MaxAlign = 16;
844   } else if (const ArrayType *ATy = dyn_cast<ArrayType>(Ty)) {
845     unsigned EltAlign = 0;
846     getMaxByValAlign(ATy->getElementType(), EltAlign);
847     if (EltAlign > MaxAlign)
848       MaxAlign = EltAlign;
849   } else if (const StructType *STy = dyn_cast<StructType>(Ty)) {
850     for (unsigned i = 0, e = STy->getNumElements(); i != e; ++i) {
851       unsigned EltAlign = 0;
852       getMaxByValAlign(STy->getElementType(i), EltAlign);
853       if (EltAlign > MaxAlign)
854         MaxAlign = EltAlign;
855       if (MaxAlign == 16)
856         break;
857     }
858   }
859   return;
860 }
861
862 /// getByValTypeAlignment - Return the desired alignment for ByVal aggregate
863 /// function arguments in the caller parameter area. For X86, aggregates
864 /// that contain SSE vectors are placed at 16-byte boundaries while the rest
865 /// are at 4-byte boundaries.
866 unsigned X86TargetLowering::getByValTypeAlignment(const Type *Ty) const {
867   if (Subtarget->is64Bit()) {
868     // Max of 8 and alignment of type.
869     unsigned TyAlign = TD->getABITypeAlignment(Ty);
870     if (TyAlign > 8)
871       return TyAlign;
872     return 8;
873   }
874
875   unsigned Align = 4;
876   if (Subtarget->hasSSE1())
877     getMaxByValAlign(Ty, Align);
878   return Align;
879 }
880
881 /// getOptimalMemOpType - Returns the target specific optimal type for load
882 /// and store operations as a result of memset, memcpy, and memmove
883 /// lowering. It returns MVT::iAny if SelectionDAG should be responsible for
884 /// determining it.
885 MVT
886 X86TargetLowering::getOptimalMemOpType(uint64_t Size, unsigned Align,
887                                        bool isSrcConst, bool isSrcStr) const {
888   // FIXME: This turns off use of xmm stores for memset/memcpy on targets like
889   // linux.  This is because the stack realignment code can't handle certain
890   // cases like PR2962.  This should be removed when PR2962 is fixed.
891   if (Subtarget->getStackAlignment() >= 16) {
892     if ((isSrcConst || isSrcStr) && Subtarget->hasSSE2() && Size >= 16)
893       return MVT::v4i32;
894     if ((isSrcConst || isSrcStr) && Subtarget->hasSSE1() && Size >= 16)
895       return MVT::v4f32;
896   }
897   if (Subtarget->is64Bit() && Size >= 8)
898     return MVT::i64;
899   return MVT::i32;
900 }
901
902
903 /// getPICJumpTableRelocaBase - Returns relocation base for the given PIC
904 /// jumptable.
905 SDValue X86TargetLowering::getPICJumpTableRelocBase(SDValue Table,
906                                                       SelectionDAG &DAG) const {
907   if (usesGlobalOffsetTable())
908     return DAG.getGLOBAL_OFFSET_TABLE(getPointerTy());
909   if (!Subtarget->isPICStyleRIPRel())
910     // This doesn't have DebugLoc associated with it, but is not really the
911     // same as a Register.
912     return DAG.getNode(X86ISD::GlobalBaseReg, DebugLoc::getUnknownLoc(),
913                        getPointerTy());
914   return Table;
915 }
916
917 //===----------------------------------------------------------------------===//
918 //               Return Value Calling Convention Implementation
919 //===----------------------------------------------------------------------===//
920
921 #include "X86GenCallingConv.inc"
922
923 /// LowerRET - Lower an ISD::RET node.
924 SDValue X86TargetLowering::LowerRET(SDValue Op, SelectionDAG &DAG) {
925   DebugLoc dl = Op.getDebugLoc();
926   assert((Op.getNumOperands() & 1) == 1 && "ISD::RET should have odd # args");
927
928   SmallVector<CCValAssign, 16> RVLocs;
929   unsigned CC = DAG.getMachineFunction().getFunction()->getCallingConv();
930   bool isVarArg = DAG.getMachineFunction().getFunction()->isVarArg();
931   CCState CCInfo(CC, isVarArg, getTargetMachine(), RVLocs);
932   CCInfo.AnalyzeReturn(Op.getNode(), RetCC_X86);
933
934   // If this is the first return lowered for this function, add the regs to the
935   // liveout set for the function.
936   if (DAG.getMachineFunction().getRegInfo().liveout_empty()) {
937     for (unsigned i = 0; i != RVLocs.size(); ++i)
938       if (RVLocs[i].isRegLoc())
939         DAG.getMachineFunction().getRegInfo().addLiveOut(RVLocs[i].getLocReg());
940   }
941   SDValue Chain = Op.getOperand(0);
942
943   // Handle tail call return.
944   Chain = GetPossiblePreceedingTailCall(Chain, X86ISD::TAILCALL);
945   if (Chain.getOpcode() == X86ISD::TAILCALL) {
946     SDValue TailCall = Chain;
947     SDValue TargetAddress = TailCall.getOperand(1);
948     SDValue StackAdjustment = TailCall.getOperand(2);
949     assert(((TargetAddress.getOpcode() == ISD::Register &&
950                (cast<RegisterSDNode>(TargetAddress)->getReg() == X86::EAX ||
951                 cast<RegisterSDNode>(TargetAddress)->getReg() == X86::R9)) ||
952               TargetAddress.getOpcode() == ISD::TargetExternalSymbol ||
953               TargetAddress.getOpcode() == ISD::TargetGlobalAddress) &&
954              "Expecting an global address, external symbol, or register");
955     assert(StackAdjustment.getOpcode() == ISD::Constant &&
956            "Expecting a const value");
957
958     SmallVector<SDValue,8> Operands;
959     Operands.push_back(Chain.getOperand(0));
960     Operands.push_back(TargetAddress);
961     Operands.push_back(StackAdjustment);
962     // Copy registers used by the call. Last operand is a flag so it is not
963     // copied.
964     for (unsigned i=3; i < TailCall.getNumOperands()-1; i++) {
965       Operands.push_back(Chain.getOperand(i));
966     }
967     return DAG.getNode(X86ISD::TC_RETURN, dl, MVT::Other, &Operands[0],
968                        Operands.size());
969   }
970
971   // Regular return.
972   SDValue Flag;
973
974   SmallVector<SDValue, 6> RetOps;
975   RetOps.push_back(Chain); // Operand #0 = Chain (updated below)
976   // Operand #1 = Bytes To Pop
977   RetOps.push_back(DAG.getConstant(getBytesToPopOnReturn(), MVT::i16));
978
979   // Copy the result values into the output registers.
980   for (unsigned i = 0; i != RVLocs.size(); ++i) {
981     CCValAssign &VA = RVLocs[i];
982     assert(VA.isRegLoc() && "Can only return in registers!");
983     SDValue ValToCopy = Op.getOperand(i*2+1);
984
985     // Returns in ST0/ST1 are handled specially: these are pushed as operands to
986     // the RET instruction and handled by the FP Stackifier.
987     if (VA.getLocReg() == X86::ST0 ||
988         VA.getLocReg() == X86::ST1) {
989       // If this is a copy from an xmm register to ST(0), use an FPExtend to
990       // change the value to the FP stack register class.
991       if (isScalarFPTypeInSSEReg(VA.getValVT()))
992         ValToCopy = DAG.getNode(ISD::FP_EXTEND, dl, MVT::f80, ValToCopy);
993       RetOps.push_back(ValToCopy);
994       // Don't emit a copytoreg.
995       continue;
996     }
997
998     // 64-bit vector (MMX) values are returned in XMM0 / XMM1 except for v1i64
999     // which is returned in RAX / RDX.
1000     if (Subtarget->is64Bit()) {
1001       MVT ValVT = ValToCopy.getValueType();
1002       if (ValVT.isVector() && ValVT.getSizeInBits() == 64) {
1003         ValToCopy = DAG.getNode(ISD::BIT_CONVERT, dl, MVT::i64, ValToCopy);
1004         if (VA.getLocReg() == X86::XMM0 || VA.getLocReg() == X86::XMM1)
1005           ValToCopy = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, MVT::v2i64, ValToCopy);
1006       }
1007     }
1008
1009     Chain = DAG.getCopyToReg(Chain, dl, VA.getLocReg(), ValToCopy, Flag);
1010     Flag = Chain.getValue(1);
1011   }
1012
1013   // The x86-64 ABI for returning structs by value requires that we copy
1014   // the sret argument into %rax for the return. We saved the argument into
1015   // a virtual register in the entry block, so now we copy the value out
1016   // and into %rax.
1017   if (Subtarget->is64Bit() &&
1018       DAG.getMachineFunction().getFunction()->hasStructRetAttr()) {
1019     MachineFunction &MF = DAG.getMachineFunction();
1020     X86MachineFunctionInfo *FuncInfo = MF.getInfo<X86MachineFunctionInfo>();
1021     unsigned Reg = FuncInfo->getSRetReturnReg();
1022     if (!Reg) {
1023       Reg = MF.getRegInfo().createVirtualRegister(getRegClassFor(MVT::i64));
1024       FuncInfo->setSRetReturnReg(Reg);
1025     }
1026     SDValue Val = DAG.getCopyFromReg(Chain, dl, Reg, getPointerTy());
1027
1028     Chain = DAG.getCopyToReg(Chain, dl, X86::RAX, Val, Flag);
1029     Flag = Chain.getValue(1);
1030   }
1031
1032   RetOps[0] = Chain;  // Update chain.
1033
1034   // Add the flag if we have it.
1035   if (Flag.getNode())
1036     RetOps.push_back(Flag);
1037
1038   return DAG.getNode(X86ISD::RET_FLAG, dl,
1039                      MVT::Other, &RetOps[0], RetOps.size());
1040 }
1041
1042
1043 /// LowerCallResult - Lower the result values of an ISD::CALL into the
1044 /// appropriate copies out of appropriate physical registers.  This assumes that
1045 /// Chain/InFlag are the input chain/flag to use, and that TheCall is the call
1046 /// being lowered.  The returns a SDNode with the same number of values as the
1047 /// ISD::CALL.
1048 SDNode *X86TargetLowering::
1049 LowerCallResult(SDValue Chain, SDValue InFlag, CallSDNode *TheCall,
1050                 unsigned CallingConv, SelectionDAG &DAG) {
1051
1052   DebugLoc dl = TheCall->getDebugLoc();
1053   // Assign locations to each value returned by this call.
1054   SmallVector<CCValAssign, 16> RVLocs;
1055   bool isVarArg = TheCall->isVarArg();
1056   bool Is64Bit = Subtarget->is64Bit();
1057   CCState CCInfo(CallingConv, isVarArg, getTargetMachine(), RVLocs);
1058   CCInfo.AnalyzeCallResult(TheCall, RetCC_X86);
1059
1060   SmallVector<SDValue, 8> ResultVals;
1061
1062   // Copy all of the result registers out of their specified physreg.
1063   for (unsigned i = 0; i != RVLocs.size(); ++i) {
1064     CCValAssign &VA = RVLocs[i];
1065     MVT CopyVT = VA.getValVT();
1066
1067     // If this is x86-64, and we disabled SSE, we can't return FP values
1068     if ((CopyVT == MVT::f32 || CopyVT == MVT::f64) &&
1069         ((Is64Bit || TheCall->isInreg()) && !Subtarget->hasSSE1())) {
1070       cerr << "SSE register return with SSE disabled\n";
1071       exit(1);
1072     }
1073
1074     // If this is a call to a function that returns an fp value on the floating
1075     // point stack, but where we prefer to use the value in xmm registers, copy
1076     // it out as F80 and use a truncate to move it from fp stack reg to xmm reg.
1077     if ((VA.getLocReg() == X86::ST0 ||
1078          VA.getLocReg() == X86::ST1) &&
1079         isScalarFPTypeInSSEReg(VA.getValVT())) {
1080       CopyVT = MVT::f80;
1081     }
1082
1083     SDValue Val;
1084     if (Is64Bit && CopyVT.isVector() && CopyVT.getSizeInBits() == 64) {
1085       // For x86-64, MMX values are returned in XMM0 / XMM1 except for v1i64.
1086       if (VA.getLocReg() == X86::XMM0 || VA.getLocReg() == X86::XMM1) {
1087         Chain = DAG.getCopyFromReg(Chain, dl, VA.getLocReg(),
1088                                    MVT::v2i64, InFlag).getValue(1);
1089         Val = Chain.getValue(0);
1090         Val = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::i64,
1091                           Val, DAG.getConstant(0, MVT::i64));        
1092       } else {
1093         Chain = DAG.getCopyFromReg(Chain, dl, VA.getLocReg(),
1094                                    MVT::i64, InFlag).getValue(1);
1095         Val = Chain.getValue(0);
1096       }
1097       Val = DAG.getNode(ISD::BIT_CONVERT, dl, CopyVT, Val);
1098     } else {
1099       Chain = DAG.getCopyFromReg(Chain, dl, VA.getLocReg(),
1100                                  CopyVT, InFlag).getValue(1);
1101       Val = Chain.getValue(0);
1102     }
1103     InFlag = Chain.getValue(2);
1104
1105     if (CopyVT != VA.getValVT()) {
1106       // Round the F80 the right size, which also moves to the appropriate xmm
1107       // register.
1108       Val = DAG.getNode(ISD::FP_ROUND, dl, VA.getValVT(), Val,
1109                         // This truncation won't change the value.
1110                         DAG.getIntPtrConstant(1));
1111     }
1112
1113     ResultVals.push_back(Val);
1114   }
1115
1116   // Merge everything together with a MERGE_VALUES node.
1117   ResultVals.push_back(Chain);
1118   return DAG.getNode(ISD::MERGE_VALUES, dl, TheCall->getVTList(),
1119                      &ResultVals[0], ResultVals.size()).getNode();
1120 }
1121
1122
1123 //===----------------------------------------------------------------------===//
1124 //                C & StdCall & Fast Calling Convention implementation
1125 //===----------------------------------------------------------------------===//
1126 //  StdCall calling convention seems to be standard for many Windows' API
1127 //  routines and around. It differs from C calling convention just a little:
1128 //  callee should clean up the stack, not caller. Symbols should be also
1129 //  decorated in some fancy way :) It doesn't support any vector arguments.
1130 //  For info on fast calling convention see Fast Calling Convention (tail call)
1131 //  implementation LowerX86_32FastCCCallTo.
1132
1133 /// AddLiveIn - This helper function adds the specified physical register to the
1134 /// MachineFunction as a live in value.  It also creates a corresponding virtual
1135 /// register for it.
1136 static unsigned AddLiveIn(MachineFunction &MF, unsigned PReg,
1137                           const TargetRegisterClass *RC) {
1138   assert(RC->contains(PReg) && "Not the correct regclass!");
1139   unsigned VReg = MF.getRegInfo().createVirtualRegister(RC);
1140   MF.getRegInfo().addLiveIn(PReg, VReg);
1141   return VReg;
1142 }
1143
1144 /// CallIsStructReturn - Determines whether a CALL node uses struct return
1145 /// semantics.
1146 static bool CallIsStructReturn(CallSDNode *TheCall) {
1147   unsigned NumOps = TheCall->getNumArgs();
1148   if (!NumOps)
1149     return false;
1150
1151   return TheCall->getArgFlags(0).isSRet();
1152 }
1153
1154 /// ArgsAreStructReturn - Determines whether a FORMAL_ARGUMENTS node uses struct
1155 /// return semantics.
1156 static bool ArgsAreStructReturn(SDValue Op) {
1157   unsigned NumArgs = Op.getNode()->getNumValues() - 1;
1158   if (!NumArgs)
1159     return false;
1160
1161   return cast<ARG_FLAGSSDNode>(Op.getOperand(3))->getArgFlags().isSRet();
1162 }
1163
1164 /// IsCalleePop - Determines whether a CALL or FORMAL_ARGUMENTS node requires
1165 /// the callee to pop its own arguments. Callee pop is necessary to support tail
1166 /// calls.
1167 bool X86TargetLowering::IsCalleePop(bool IsVarArg, unsigned CallingConv) {
1168   if (IsVarArg)
1169     return false;
1170
1171   switch (CallingConv) {
1172   default:
1173     return false;
1174   case CallingConv::X86_StdCall:
1175     return !Subtarget->is64Bit();
1176   case CallingConv::X86_FastCall:
1177     return !Subtarget->is64Bit();
1178   case CallingConv::Fast:
1179     return PerformTailCallOpt;
1180   }
1181 }
1182
1183 /// CCAssignFnForNode - Selects the correct CCAssignFn for a the
1184 /// given CallingConvention value.
1185 CCAssignFn *X86TargetLowering::CCAssignFnForNode(unsigned CC) const {
1186   if (Subtarget->is64Bit()) {
1187     if (Subtarget->isTargetWin64())
1188       return CC_X86_Win64_C;
1189     else if (CC == CallingConv::Fast && PerformTailCallOpt)
1190       return CC_X86_64_TailCall;
1191     else
1192       return CC_X86_64_C;
1193   }
1194
1195   if (CC == CallingConv::X86_FastCall)
1196     return CC_X86_32_FastCall;
1197   else if (CC == CallingConv::Fast)
1198     return CC_X86_32_FastCC;
1199   else
1200     return CC_X86_32_C;
1201 }
1202
1203 /// NameDecorationForFORMAL_ARGUMENTS - Selects the appropriate decoration to
1204 /// apply to a MachineFunction containing a given FORMAL_ARGUMENTS node.
1205 NameDecorationStyle
1206 X86TargetLowering::NameDecorationForFORMAL_ARGUMENTS(SDValue Op) {
1207   unsigned CC = cast<ConstantSDNode>(Op.getOperand(1))->getZExtValue();
1208   if (CC == CallingConv::X86_FastCall)
1209     return FastCall;
1210   else if (CC == CallingConv::X86_StdCall)
1211     return StdCall;
1212   return None;
1213 }
1214
1215
1216 /// CallRequiresGOTInRegister - Check whether the call requires the GOT pointer
1217 /// in a register before calling.
1218 bool X86TargetLowering::CallRequiresGOTPtrInReg(bool Is64Bit, bool IsTailCall) {
1219   return !IsTailCall && !Is64Bit &&
1220     getTargetMachine().getRelocationModel() == Reloc::PIC_ &&
1221     Subtarget->isPICStyleGOT();
1222 }
1223
1224 /// CallRequiresFnAddressInReg - Check whether the call requires the function
1225 /// address to be loaded in a register.
1226 bool
1227 X86TargetLowering::CallRequiresFnAddressInReg(bool Is64Bit, bool IsTailCall) {
1228   return !Is64Bit && IsTailCall &&
1229     getTargetMachine().getRelocationModel() == Reloc::PIC_ &&
1230     Subtarget->isPICStyleGOT();
1231 }
1232
1233 /// CreateCopyOfByValArgument - Make a copy of an aggregate at address specified
1234 /// by "Src" to address "Dst" with size and alignment information specified by
1235 /// the specific parameter attribute. The copy will be passed as a byval
1236 /// function parameter.
1237 static SDValue
1238 CreateCopyOfByValArgument(SDValue Src, SDValue Dst, SDValue Chain,
1239                           ISD::ArgFlagsTy Flags, SelectionDAG &DAG,
1240                           DebugLoc dl) {
1241   SDValue SizeNode     = DAG.getConstant(Flags.getByValSize(), MVT::i32);
1242   return DAG.getMemcpy(Chain, dl, Dst, Src, SizeNode, Flags.getByValAlign(),
1243                        /*AlwaysInline=*/true, NULL, 0, NULL, 0);
1244 }
1245
1246 SDValue X86TargetLowering::LowerMemArgument(SDValue Op, SelectionDAG &DAG,
1247                                               const CCValAssign &VA,
1248                                               MachineFrameInfo *MFI,
1249                                               unsigned CC,
1250                                               SDValue Root, unsigned i) {
1251   // Create the nodes corresponding to a load from this parameter slot.
1252   ISD::ArgFlagsTy Flags =
1253     cast<ARG_FLAGSSDNode>(Op.getOperand(3 + i))->getArgFlags();
1254   bool AlwaysUseMutable = (CC==CallingConv::Fast) && PerformTailCallOpt;
1255   bool isImmutable = !AlwaysUseMutable && !Flags.isByVal();
1256
1257   // FIXME: For now, all byval parameter objects are marked mutable. This can be
1258   // changed with more analysis.
1259   // In case of tail call optimization mark all arguments mutable. Since they
1260   // could be overwritten by lowering of arguments in case of a tail call.
1261   int FI = MFI->CreateFixedObject(VA.getValVT().getSizeInBits()/8,
1262                                   VA.getLocMemOffset(), isImmutable);
1263   SDValue FIN = DAG.getFrameIndex(FI, getPointerTy());
1264   if (Flags.isByVal())
1265     return FIN;
1266   return DAG.getLoad(VA.getValVT(), Op.getDebugLoc(), Root, FIN,
1267                      PseudoSourceValue::getFixedStack(FI), 0);
1268 }
1269
1270 SDValue
1271 X86TargetLowering::LowerFORMAL_ARGUMENTS(SDValue Op, SelectionDAG &DAG) {
1272   MachineFunction &MF = DAG.getMachineFunction();
1273   X86MachineFunctionInfo *FuncInfo = MF.getInfo<X86MachineFunctionInfo>();
1274   DebugLoc dl = Op.getDebugLoc();
1275
1276   const Function* Fn = MF.getFunction();
1277   if (Fn->hasExternalLinkage() &&
1278       Subtarget->isTargetCygMing() &&
1279       Fn->getName() == "main")
1280     FuncInfo->setForceFramePointer(true);
1281
1282   // Decorate the function name.
1283   FuncInfo->setDecorationStyle(NameDecorationForFORMAL_ARGUMENTS(Op));
1284
1285   MachineFrameInfo *MFI = MF.getFrameInfo();
1286   SDValue Root = Op.getOperand(0);
1287   bool isVarArg = cast<ConstantSDNode>(Op.getOperand(2))->getZExtValue() != 0;
1288   unsigned CC = MF.getFunction()->getCallingConv();
1289   bool Is64Bit = Subtarget->is64Bit();
1290   bool IsWin64 = Subtarget->isTargetWin64();
1291
1292   assert(!(isVarArg && CC == CallingConv::Fast) &&
1293          "Var args not supported with calling convention fastcc");
1294
1295   // Assign locations to all of the incoming arguments.
1296   SmallVector<CCValAssign, 16> ArgLocs;
1297   CCState CCInfo(CC, isVarArg, getTargetMachine(), ArgLocs);
1298   CCInfo.AnalyzeFormalArguments(Op.getNode(), CCAssignFnForNode(CC));
1299
1300   SmallVector<SDValue, 8> ArgValues;
1301   unsigned LastVal = ~0U;
1302   for (unsigned i = 0, e = ArgLocs.size(); i != e; ++i) {
1303     CCValAssign &VA = ArgLocs[i];
1304     // TODO: If an arg is passed in two places (e.g. reg and stack), skip later
1305     // places.
1306     assert(VA.getValNo() != LastVal &&
1307            "Don't support value assigned to multiple locs yet");
1308     LastVal = VA.getValNo();
1309
1310     if (VA.isRegLoc()) {
1311       MVT RegVT = VA.getLocVT();
1312       TargetRegisterClass *RC = NULL;
1313       if (RegVT == MVT::i32)
1314         RC = X86::GR32RegisterClass;
1315       else if (Is64Bit && RegVT == MVT::i64)
1316         RC = X86::GR64RegisterClass;
1317       else if (RegVT == MVT::f32)
1318         RC = X86::FR32RegisterClass;
1319       else if (RegVT == MVT::f64)
1320         RC = X86::FR64RegisterClass;
1321       else if (RegVT.isVector() && RegVT.getSizeInBits() == 128)
1322         RC = X86::VR128RegisterClass;
1323       else if (RegVT.isVector()) {
1324         assert(RegVT.getSizeInBits() == 64);
1325         if (!Is64Bit)
1326           RC = X86::VR64RegisterClass;     // MMX values are passed in MMXs.
1327         else {
1328           // Darwin calling convention passes MMX values in either GPRs or
1329           // XMMs in x86-64. Other targets pass them in memory.
1330           if (RegVT != MVT::v1i64 && Subtarget->hasSSE2()) {
1331             RC = X86::VR128RegisterClass;  // MMX values are passed in XMMs.
1332             RegVT = MVT::v2i64;
1333           } else {
1334             RC = X86::GR64RegisterClass;   // v1i64 values are passed in GPRs.
1335             RegVT = MVT::i64;
1336           }
1337         }
1338       } else {
1339         assert(0 && "Unknown argument type!");
1340       }
1341
1342       unsigned Reg = AddLiveIn(DAG.getMachineFunction(), VA.getLocReg(), RC);
1343       SDValue ArgValue = DAG.getCopyFromReg(Root, dl, Reg, RegVT);
1344
1345       // If this is an 8 or 16-bit value, it is really passed promoted to 32
1346       // bits.  Insert an assert[sz]ext to capture this, then truncate to the
1347       // right size.
1348       if (VA.getLocInfo() == CCValAssign::SExt)
1349         ArgValue = DAG.getNode(ISD::AssertSext, dl, RegVT, ArgValue,
1350                                DAG.getValueType(VA.getValVT()));
1351       else if (VA.getLocInfo() == CCValAssign::ZExt)
1352         ArgValue = DAG.getNode(ISD::AssertZext, dl, RegVT, ArgValue,
1353                                DAG.getValueType(VA.getValVT()));
1354
1355       if (VA.getLocInfo() != CCValAssign::Full)
1356         ArgValue = DAG.getNode(ISD::TRUNCATE, dl, VA.getValVT(), ArgValue);
1357
1358       // Handle MMX values passed in GPRs.
1359       if (Is64Bit && RegVT != VA.getLocVT()) {
1360         if (RegVT.getSizeInBits() == 64 && RC == X86::GR64RegisterClass)
1361           ArgValue = DAG.getNode(ISD::BIT_CONVERT, dl, VA.getLocVT(), ArgValue);
1362         else if (RC == X86::VR128RegisterClass) {
1363           ArgValue = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::i64,
1364                                  ArgValue, DAG.getConstant(0, MVT::i64));
1365           ArgValue = DAG.getNode(ISD::BIT_CONVERT, dl, VA.getLocVT(), ArgValue);
1366         }
1367       }
1368
1369       ArgValues.push_back(ArgValue);
1370     } else {
1371       assert(VA.isMemLoc());
1372       ArgValues.push_back(LowerMemArgument(Op, DAG, VA, MFI, CC, Root, i));
1373     }
1374   }
1375
1376   // The x86-64 ABI for returning structs by value requires that we copy
1377   // the sret argument into %rax for the return. Save the argument into
1378   // a virtual register so that we can access it from the return points.
1379   if (Is64Bit && DAG.getMachineFunction().getFunction()->hasStructRetAttr()) {
1380     MachineFunction &MF = DAG.getMachineFunction();
1381     X86MachineFunctionInfo *FuncInfo = MF.getInfo<X86MachineFunctionInfo>();
1382     unsigned Reg = FuncInfo->getSRetReturnReg();
1383     if (!Reg) {
1384       Reg = MF.getRegInfo().createVirtualRegister(getRegClassFor(MVT::i64));
1385       FuncInfo->setSRetReturnReg(Reg);
1386     }
1387     SDValue Copy = DAG.getCopyToReg(DAG.getEntryNode(), dl, Reg, ArgValues[0]);
1388     Root = DAG.getNode(ISD::TokenFactor, dl, MVT::Other, Copy, Root);
1389   }
1390
1391   unsigned StackSize = CCInfo.getNextStackOffset();
1392   // align stack specially for tail calls
1393   if (PerformTailCallOpt && CC == CallingConv::Fast)
1394     StackSize = GetAlignedArgumentStackSize(StackSize, DAG);
1395
1396   // If the function takes variable number of arguments, make a frame index for
1397   // the start of the first vararg value... for expansion of llvm.va_start.
1398   if (isVarArg) {
1399     if (Is64Bit || CC != CallingConv::X86_FastCall) {
1400       VarArgsFrameIndex = MFI->CreateFixedObject(1, StackSize);
1401     }
1402     if (Is64Bit) {
1403       unsigned TotalNumIntRegs = 0, TotalNumXMMRegs = 0;
1404
1405       // FIXME: We should really autogenerate these arrays
1406       static const unsigned GPR64ArgRegsWin64[] = {
1407         X86::RCX, X86::RDX, X86::R8,  X86::R9
1408       };
1409       static const unsigned XMMArgRegsWin64[] = {
1410         X86::XMM0, X86::XMM1, X86::XMM2, X86::XMM3
1411       };
1412       static const unsigned GPR64ArgRegs64Bit[] = {
1413         X86::RDI, X86::RSI, X86::RDX, X86::RCX, X86::R8, X86::R9
1414       };
1415       static const unsigned XMMArgRegs64Bit[] = {
1416         X86::XMM0, X86::XMM1, X86::XMM2, X86::XMM3,
1417         X86::XMM4, X86::XMM5, X86::XMM6, X86::XMM7
1418       };
1419       const unsigned *GPR64ArgRegs, *XMMArgRegs;
1420
1421       if (IsWin64) {
1422         TotalNumIntRegs = 4; TotalNumXMMRegs = 4;
1423         GPR64ArgRegs = GPR64ArgRegsWin64;
1424         XMMArgRegs = XMMArgRegsWin64;
1425       } else {
1426         TotalNumIntRegs = 6; TotalNumXMMRegs = 8;
1427         GPR64ArgRegs = GPR64ArgRegs64Bit;
1428         XMMArgRegs = XMMArgRegs64Bit;
1429       }
1430       unsigned NumIntRegs = CCInfo.getFirstUnallocated(GPR64ArgRegs,
1431                                                        TotalNumIntRegs);
1432       unsigned NumXMMRegs = CCInfo.getFirstUnallocated(XMMArgRegs,
1433                                                        TotalNumXMMRegs);
1434
1435       assert(!(NumXMMRegs && !Subtarget->hasSSE1()) &&
1436              "SSE register cannot be used when SSE is disabled!");
1437       assert(!(NumXMMRegs && UseSoftFloat) &&
1438              "SSE register cannot be used when SSE is disabled!");
1439       if (UseSoftFloat || !Subtarget->hasSSE1()) {
1440         // Kernel mode asks for SSE to be disabled, so don't push them
1441         // on the stack.
1442         TotalNumXMMRegs = 0;
1443       }
1444       // For X86-64, if there are vararg parameters that are passed via
1445       // registers, then we must store them to their spots on the stack so they
1446       // may be loaded by deferencing the result of va_next.
1447       VarArgsGPOffset = NumIntRegs * 8;
1448       VarArgsFPOffset = TotalNumIntRegs * 8 + NumXMMRegs * 16;
1449       RegSaveFrameIndex = MFI->CreateStackObject(TotalNumIntRegs * 8 +
1450                                                  TotalNumXMMRegs * 16, 16);
1451
1452       // Store the integer parameter registers.
1453       SmallVector<SDValue, 8> MemOps;
1454       SDValue RSFIN = DAG.getFrameIndex(RegSaveFrameIndex, getPointerTy());
1455       SDValue FIN = DAG.getNode(ISD::ADD, dl, getPointerTy(), RSFIN,
1456                                   DAG.getIntPtrConstant(VarArgsGPOffset));
1457       for (; NumIntRegs != TotalNumIntRegs; ++NumIntRegs) {
1458         unsigned VReg = AddLiveIn(MF, GPR64ArgRegs[NumIntRegs],
1459                                   X86::GR64RegisterClass);
1460         SDValue Val = DAG.getCopyFromReg(Root, dl, VReg, MVT::i64);
1461         SDValue Store =
1462           DAG.getStore(Val.getValue(1), dl, Val, FIN,
1463                        PseudoSourceValue::getFixedStack(RegSaveFrameIndex), 0);
1464         MemOps.push_back(Store);
1465         FIN = DAG.getNode(ISD::ADD, dl, getPointerTy(), FIN,
1466                           DAG.getIntPtrConstant(8));
1467       }
1468
1469       // Now store the XMM (fp + vector) parameter registers.
1470       FIN = DAG.getNode(ISD::ADD, dl, getPointerTy(), RSFIN,
1471                         DAG.getIntPtrConstant(VarArgsFPOffset));
1472       for (; NumXMMRegs != TotalNumXMMRegs; ++NumXMMRegs) {
1473         unsigned VReg = AddLiveIn(MF, XMMArgRegs[NumXMMRegs],
1474                                   X86::VR128RegisterClass);
1475         SDValue Val = DAG.getCopyFromReg(Root, dl, VReg, MVT::v4f32);
1476         SDValue Store =
1477           DAG.getStore(Val.getValue(1), dl, Val, FIN,
1478                        PseudoSourceValue::getFixedStack(RegSaveFrameIndex), 0);
1479         MemOps.push_back(Store);
1480         FIN = DAG.getNode(ISD::ADD, dl, getPointerTy(), FIN,
1481                           DAG.getIntPtrConstant(16));
1482       }
1483       if (!MemOps.empty())
1484           Root = DAG.getNode(ISD::TokenFactor, dl, MVT::Other,
1485                              &MemOps[0], MemOps.size());
1486     }
1487   }
1488
1489   ArgValues.push_back(Root);
1490
1491   // Some CCs need callee pop.
1492   if (IsCalleePop(isVarArg, CC)) {
1493     BytesToPopOnReturn  = StackSize; // Callee pops everything.
1494     BytesCallerReserves = 0;
1495   } else {
1496     BytesToPopOnReturn  = 0; // Callee pops nothing.
1497     // If this is an sret function, the return should pop the hidden pointer.
1498     if (!Is64Bit && CC != CallingConv::Fast && ArgsAreStructReturn(Op))
1499       BytesToPopOnReturn = 4;
1500     BytesCallerReserves = StackSize;
1501   }
1502
1503   if (!Is64Bit) {
1504     RegSaveFrameIndex = 0xAAAAAAA;   // RegSaveFrameIndex is X86-64 only.
1505     if (CC == CallingConv::X86_FastCall)
1506       VarArgsFrameIndex = 0xAAAAAAA;   // fastcc functions can't have varargs.
1507   }
1508
1509   FuncInfo->setBytesToPopOnReturn(BytesToPopOnReturn);
1510
1511   // Return the new list of results.
1512   return DAG.getNode(ISD::MERGE_VALUES, dl, Op.getNode()->getVTList(),
1513                      &ArgValues[0], ArgValues.size()).getValue(Op.getResNo());
1514 }
1515
1516 SDValue
1517 X86TargetLowering::LowerMemOpCallTo(CallSDNode *TheCall, SelectionDAG &DAG,
1518                                     const SDValue &StackPtr,
1519                                     const CCValAssign &VA,
1520                                     SDValue Chain,
1521                                     SDValue Arg, ISD::ArgFlagsTy Flags) {
1522   DebugLoc dl = TheCall->getDebugLoc();
1523   unsigned LocMemOffset = VA.getLocMemOffset();
1524   SDValue PtrOff = DAG.getIntPtrConstant(LocMemOffset);
1525   PtrOff = DAG.getNode(ISD::ADD, dl, getPointerTy(), StackPtr, PtrOff);
1526   if (Flags.isByVal()) {
1527     return CreateCopyOfByValArgument(Arg, PtrOff, Chain, Flags, DAG, dl);
1528   }
1529   return DAG.getStore(Chain, dl, Arg, PtrOff,
1530                       PseudoSourceValue::getStack(), LocMemOffset);
1531 }
1532
1533 /// EmitTailCallLoadRetAddr - Emit a load of return address if tail call
1534 /// optimization is performed and it is required.
1535 SDValue
1536 X86TargetLowering::EmitTailCallLoadRetAddr(SelectionDAG &DAG,
1537                                            SDValue &OutRetAddr,
1538                                            SDValue Chain,
1539                                            bool IsTailCall,
1540                                            bool Is64Bit,
1541                                            int FPDiff,
1542                                            DebugLoc dl) {
1543   if (!IsTailCall || FPDiff==0) return Chain;
1544
1545   // Adjust the Return address stack slot.
1546   MVT VT = getPointerTy();
1547   OutRetAddr = getReturnAddressFrameIndex(DAG);
1548
1549   // Load the "old" Return address.
1550   OutRetAddr = DAG.getLoad(VT, dl, Chain, OutRetAddr, NULL, 0);
1551   return SDValue(OutRetAddr.getNode(), 1);
1552 }
1553
1554 /// EmitTailCallStoreRetAddr - Emit a store of the return adress if tail call
1555 /// optimization is performed and it is required (FPDiff!=0).
1556 static SDValue
1557 EmitTailCallStoreRetAddr(SelectionDAG & DAG, MachineFunction &MF,
1558                          SDValue Chain, SDValue RetAddrFrIdx,
1559                          bool Is64Bit, int FPDiff, DebugLoc dl) {
1560   // Store the return address to the appropriate stack slot.
1561   if (!FPDiff) return Chain;
1562   // Calculate the new stack slot for the return address.
1563   int SlotSize = Is64Bit ? 8 : 4;
1564   int NewReturnAddrFI =
1565     MF.getFrameInfo()->CreateFixedObject(SlotSize, FPDiff-SlotSize);
1566   MVT VT = Is64Bit ? MVT::i64 : MVT::i32;
1567   SDValue NewRetAddrFrIdx = DAG.getFrameIndex(NewReturnAddrFI, VT);
1568   Chain = DAG.getStore(Chain, dl, RetAddrFrIdx, NewRetAddrFrIdx,
1569                        PseudoSourceValue::getFixedStack(NewReturnAddrFI), 0);
1570   return Chain;
1571 }
1572
1573 SDValue X86TargetLowering::LowerCALL(SDValue Op, SelectionDAG &DAG) {
1574   MachineFunction &MF = DAG.getMachineFunction();
1575   CallSDNode *TheCall = cast<CallSDNode>(Op.getNode());
1576   SDValue Chain       = TheCall->getChain();
1577   unsigned CC         = TheCall->getCallingConv();
1578   bool isVarArg       = TheCall->isVarArg();
1579   bool IsTailCall     = TheCall->isTailCall() &&
1580                         CC == CallingConv::Fast && PerformTailCallOpt;
1581   SDValue Callee      = TheCall->getCallee();
1582   bool Is64Bit        = Subtarget->is64Bit();
1583   bool IsStructRet    = CallIsStructReturn(TheCall);
1584   DebugLoc dl         = TheCall->getDebugLoc();
1585
1586   assert(!(isVarArg && CC == CallingConv::Fast) &&
1587          "Var args not supported with calling convention fastcc");
1588
1589   // Analyze operands of the call, assigning locations to each operand.
1590   SmallVector<CCValAssign, 16> ArgLocs;
1591   CCState CCInfo(CC, isVarArg, getTargetMachine(), ArgLocs);
1592   CCInfo.AnalyzeCallOperands(TheCall, CCAssignFnForNode(CC));
1593
1594   // Get a count of how many bytes are to be pushed on the stack.
1595   unsigned NumBytes = CCInfo.getNextStackOffset();
1596   if (PerformTailCallOpt && CC == CallingConv::Fast)
1597     NumBytes = GetAlignedArgumentStackSize(NumBytes, DAG);
1598
1599   int FPDiff = 0;
1600   if (IsTailCall) {
1601     // Lower arguments at fp - stackoffset + fpdiff.
1602     unsigned NumBytesCallerPushed =
1603       MF.getInfo<X86MachineFunctionInfo>()->getBytesToPopOnReturn();
1604     FPDiff = NumBytesCallerPushed - NumBytes;
1605
1606     // Set the delta of movement of the returnaddr stackslot.
1607     // But only set if delta is greater than previous delta.
1608     if (FPDiff < (MF.getInfo<X86MachineFunctionInfo>()->getTCReturnAddrDelta()))
1609       MF.getInfo<X86MachineFunctionInfo>()->setTCReturnAddrDelta(FPDiff);
1610   }
1611
1612   Chain = DAG.getCALLSEQ_START(Chain, DAG.getIntPtrConstant(NumBytes, true));
1613
1614   SDValue RetAddrFrIdx;
1615   // Load return adress for tail calls.
1616   Chain = EmitTailCallLoadRetAddr(DAG, RetAddrFrIdx, Chain, IsTailCall, Is64Bit,
1617                                   FPDiff, dl);
1618
1619   SmallVector<std::pair<unsigned, SDValue>, 8> RegsToPass;
1620   SmallVector<SDValue, 8> MemOpChains;
1621   SDValue StackPtr;
1622
1623   // Walk the register/memloc assignments, inserting copies/loads.  In the case
1624   // of tail call optimization arguments are handle later.
1625   for (unsigned i = 0, e = ArgLocs.size(); i != e; ++i) {
1626     CCValAssign &VA = ArgLocs[i];
1627     SDValue Arg = TheCall->getArg(i);
1628     ISD::ArgFlagsTy Flags = TheCall->getArgFlags(i);
1629     bool isByVal = Flags.isByVal();
1630
1631     // Promote the value if needed.
1632     switch (VA.getLocInfo()) {
1633     default: assert(0 && "Unknown loc info!");
1634     case CCValAssign::Full: break;
1635     case CCValAssign::SExt:
1636       Arg = DAG.getNode(ISD::SIGN_EXTEND, dl, VA.getLocVT(), Arg);
1637       break;
1638     case CCValAssign::ZExt:
1639       Arg = DAG.getNode(ISD::ZERO_EXTEND, dl, VA.getLocVT(), Arg);
1640       break;
1641     case CCValAssign::AExt:
1642       Arg = DAG.getNode(ISD::ANY_EXTEND, dl, VA.getLocVT(), Arg);
1643       break;
1644     }
1645
1646     if (VA.isRegLoc()) {
1647       if (Is64Bit) {
1648         MVT RegVT = VA.getLocVT();
1649         if (RegVT.isVector() && RegVT.getSizeInBits() == 64)
1650           switch (VA.getLocReg()) {
1651           default:
1652             break;
1653           case X86::RDI: case X86::RSI: case X86::RDX: case X86::RCX:
1654           case X86::R8: {
1655             // Special case: passing MMX values in GPR registers.
1656             Arg = DAG.getNode(ISD::BIT_CONVERT, dl, MVT::i64, Arg);
1657             break;
1658           }
1659           case X86::XMM0: case X86::XMM1: case X86::XMM2: case X86::XMM3:
1660           case X86::XMM4: case X86::XMM5: case X86::XMM6: case X86::XMM7: {
1661             // Special case: passing MMX values in XMM registers.
1662             Arg = DAG.getNode(ISD::BIT_CONVERT, dl, MVT::i64, Arg);
1663             Arg = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, MVT::v2i64, Arg);
1664             Arg = DAG.getNode(ISD::VECTOR_SHUFFLE, dl, MVT::v2i64,
1665                               DAG.getUNDEF(MVT::v2i64), Arg,
1666                               getMOVLMask(2, DAG, dl));
1667             break;
1668           }
1669           }
1670       }
1671       RegsToPass.push_back(std::make_pair(VA.getLocReg(), Arg));
1672     } else {
1673       if (!IsTailCall || (IsTailCall && isByVal)) {
1674         assert(VA.isMemLoc());
1675         if (StackPtr.getNode() == 0)
1676           StackPtr = DAG.getCopyFromReg(Chain, dl, X86StackPtr, getPointerTy());
1677
1678         MemOpChains.push_back(LowerMemOpCallTo(TheCall, DAG, StackPtr, VA,
1679                                                Chain, Arg, Flags));
1680       }
1681     }
1682   }
1683
1684   if (!MemOpChains.empty())
1685     Chain = DAG.getNode(ISD::TokenFactor, dl, MVT::Other,
1686                         &MemOpChains[0], MemOpChains.size());
1687
1688   // Build a sequence of copy-to-reg nodes chained together with token chain
1689   // and flag operands which copy the outgoing args into registers.
1690   SDValue InFlag;
1691   // Tail call byval lowering might overwrite argument registers so in case of
1692   // tail call optimization the copies to registers are lowered later.
1693   if (!IsTailCall)
1694     for (unsigned i = 0, e = RegsToPass.size(); i != e; ++i) {
1695       Chain = DAG.getCopyToReg(Chain, dl, RegsToPass[i].first,
1696                                RegsToPass[i].second, InFlag);
1697       InFlag = Chain.getValue(1);
1698     }
1699
1700   // ELF / PIC requires GOT in the EBX register before function calls via PLT
1701   // GOT pointer.
1702   if (CallRequiresGOTPtrInReg(Is64Bit, IsTailCall)) {
1703     Chain = DAG.getCopyToReg(Chain, dl, X86::EBX,
1704                              DAG.getNode(X86ISD::GlobalBaseReg,
1705                                          DebugLoc::getUnknownLoc(),
1706                                          getPointerTy()),
1707                              InFlag);
1708     InFlag = Chain.getValue(1);
1709   }
1710   // If we are tail calling and generating PIC/GOT style code load the address
1711   // of the callee into ecx. The value in ecx is used as target of the tail
1712   // jump. This is done to circumvent the ebx/callee-saved problem for tail
1713   // calls on PIC/GOT architectures. Normally we would just put the address of
1714   // GOT into ebx and then call target@PLT. But for tail callss ebx would be
1715   // restored (since ebx is callee saved) before jumping to the target@PLT.
1716   if (CallRequiresFnAddressInReg(Is64Bit, IsTailCall)) {
1717     // Note: The actual moving to ecx is done further down.
1718     GlobalAddressSDNode *G = dyn_cast<GlobalAddressSDNode>(Callee);
1719     if (G && !G->getGlobal()->hasHiddenVisibility() &&
1720         !G->getGlobal()->hasProtectedVisibility())
1721       Callee =  LowerGlobalAddress(Callee, DAG);
1722     else if (isa<ExternalSymbolSDNode>(Callee))
1723       Callee = LowerExternalSymbol(Callee,DAG);
1724   }
1725
1726   if (Is64Bit && isVarArg) {
1727     // From AMD64 ABI document:
1728     // For calls that may call functions that use varargs or stdargs
1729     // (prototype-less calls or calls to functions containing ellipsis (...) in
1730     // the declaration) %al is used as hidden argument to specify the number
1731     // of SSE registers used. The contents of %al do not need to match exactly
1732     // the number of registers, but must be an ubound on the number of SSE
1733     // registers used and is in the range 0 - 8 inclusive.
1734
1735     // FIXME: Verify this on Win64
1736     // Count the number of XMM registers allocated.
1737     static const unsigned XMMArgRegs[] = {
1738       X86::XMM0, X86::XMM1, X86::XMM2, X86::XMM3,
1739       X86::XMM4, X86::XMM5, X86::XMM6, X86::XMM7
1740     };
1741     unsigned NumXMMRegs = CCInfo.getFirstUnallocated(XMMArgRegs, 8);
1742     assert((Subtarget->hasSSE1() || !NumXMMRegs)
1743            && "SSE registers cannot be used when SSE is disabled");
1744
1745     Chain = DAG.getCopyToReg(Chain, dl, X86::AL,
1746                              DAG.getConstant(NumXMMRegs, MVT::i8), InFlag);
1747     InFlag = Chain.getValue(1);
1748   }
1749
1750
1751   // For tail calls lower the arguments to the 'real' stack slot.
1752   if (IsTailCall) {
1753     SmallVector<SDValue, 8> MemOpChains2;
1754     SDValue FIN;
1755     int FI = 0;
1756     // Do not flag preceeding copytoreg stuff together with the following stuff.
1757     InFlag = SDValue();
1758     for (unsigned i = 0, e = ArgLocs.size(); i != e; ++i) {
1759       CCValAssign &VA = ArgLocs[i];
1760       if (!VA.isRegLoc()) {
1761         assert(VA.isMemLoc());
1762         SDValue Arg = TheCall->getArg(i);
1763         ISD::ArgFlagsTy Flags = TheCall->getArgFlags(i);
1764         // Create frame index.
1765         int32_t Offset = VA.getLocMemOffset()+FPDiff;
1766         uint32_t OpSize = (VA.getLocVT().getSizeInBits()+7)/8;
1767         FI = MF.getFrameInfo()->CreateFixedObject(OpSize, Offset);
1768         FIN = DAG.getFrameIndex(FI, getPointerTy());
1769
1770         if (Flags.isByVal()) {
1771           // Copy relative to framepointer.
1772           SDValue Source = DAG.getIntPtrConstant(VA.getLocMemOffset());
1773           if (StackPtr.getNode() == 0)
1774             StackPtr = DAG.getCopyFromReg(Chain, dl, X86StackPtr,
1775                                           getPointerTy());
1776           Source = DAG.getNode(ISD::ADD, dl, getPointerTy(), StackPtr, Source);
1777
1778           MemOpChains2.push_back(CreateCopyOfByValArgument(Source, FIN, Chain,
1779                                                            Flags, DAG, dl));
1780         } else {
1781           // Store relative to framepointer.
1782           MemOpChains2.push_back(
1783             DAG.getStore(Chain, dl, Arg, FIN,
1784                          PseudoSourceValue::getFixedStack(FI), 0));
1785         }
1786       }
1787     }
1788
1789     if (!MemOpChains2.empty())
1790       Chain = DAG.getNode(ISD::TokenFactor, dl, MVT::Other,
1791                           &MemOpChains2[0], MemOpChains2.size());
1792
1793     // Copy arguments to their registers.
1794     for (unsigned i = 0, e = RegsToPass.size(); i != e; ++i) {
1795       Chain = DAG.getCopyToReg(Chain, dl, RegsToPass[i].first,
1796                                RegsToPass[i].second, InFlag);
1797       InFlag = Chain.getValue(1);
1798     }
1799     InFlag =SDValue();
1800
1801     // Store the return address to the appropriate stack slot.
1802     Chain = EmitTailCallStoreRetAddr(DAG, MF, Chain, RetAddrFrIdx, Is64Bit,
1803                                      FPDiff, dl);
1804   }
1805
1806   // If the callee is a GlobalAddress node (quite common, every direct call is)
1807   // turn it into a TargetGlobalAddress node so that legalize doesn't hack it.
1808   if (GlobalAddressSDNode *G = dyn_cast<GlobalAddressSDNode>(Callee)) {
1809     // We should use extra load for direct calls to dllimported functions in
1810     // non-JIT mode.
1811     if (!Subtarget->GVRequiresExtraLoad(G->getGlobal(),
1812                                         getTargetMachine(), true))
1813       Callee = DAG.getTargetGlobalAddress(G->getGlobal(), getPointerTy(),
1814                                           G->getOffset());
1815   } else if (ExternalSymbolSDNode *S = dyn_cast<ExternalSymbolSDNode>(Callee)) {
1816     Callee = DAG.getTargetExternalSymbol(S->getSymbol(), getPointerTy());
1817   } else if (IsTailCall) {
1818     unsigned Opc = Is64Bit ? X86::R9 : X86::EAX;
1819
1820     Chain = DAG.getCopyToReg(Chain,  dl,
1821                              DAG.getRegister(Opc, getPointerTy()),
1822                              Callee,InFlag);
1823     Callee = DAG.getRegister(Opc, getPointerTy());
1824     // Add register as live out.
1825     DAG.getMachineFunction().getRegInfo().addLiveOut(Opc);
1826   }
1827
1828   // Returns a chain & a flag for retval copy to use.
1829   SDVTList NodeTys = DAG.getVTList(MVT::Other, MVT::Flag);
1830   SmallVector<SDValue, 8> Ops;
1831
1832   if (IsTailCall) {
1833     Chain = DAG.getCALLSEQ_END(Chain, DAG.getIntPtrConstant(NumBytes, true),
1834                            DAG.getIntPtrConstant(0, true), InFlag);
1835     InFlag = Chain.getValue(1);
1836
1837     // Returns a chain & a flag for retval copy to use.
1838     NodeTys = DAG.getVTList(MVT::Other, MVT::Flag);
1839     Ops.clear();
1840   }
1841
1842   Ops.push_back(Chain);
1843   Ops.push_back(Callee);
1844
1845   if (IsTailCall)
1846     Ops.push_back(DAG.getConstant(FPDiff, MVT::i32));
1847
1848   // Add argument registers to the end of the list so that they are known live
1849   // into the call.
1850   for (unsigned i = 0, e = RegsToPass.size(); i != e; ++i)
1851     Ops.push_back(DAG.getRegister(RegsToPass[i].first,
1852                                   RegsToPass[i].second.getValueType()));
1853
1854   // Add an implicit use GOT pointer in EBX.
1855   if (!IsTailCall && !Is64Bit &&
1856       getTargetMachine().getRelocationModel() == Reloc::PIC_ &&
1857       Subtarget->isPICStyleGOT())
1858     Ops.push_back(DAG.getRegister(X86::EBX, getPointerTy()));
1859
1860   // Add an implicit use of AL for x86 vararg functions.
1861   if (Is64Bit && isVarArg)
1862     Ops.push_back(DAG.getRegister(X86::AL, MVT::i8));
1863
1864   if (InFlag.getNode())
1865     Ops.push_back(InFlag);
1866
1867   if (IsTailCall) {
1868     assert(InFlag.getNode() &&
1869            "Flag must be set. Depend on flag being set in LowerRET");
1870     Chain = DAG.getNode(X86ISD::TAILCALL, dl,
1871                         TheCall->getVTList(), &Ops[0], Ops.size());
1872
1873     return SDValue(Chain.getNode(), Op.getResNo());
1874   }
1875
1876   Chain = DAG.getNode(X86ISD::CALL, dl, NodeTys, &Ops[0], Ops.size());
1877   InFlag = Chain.getValue(1);
1878
1879   // Create the CALLSEQ_END node.
1880   unsigned NumBytesForCalleeToPush;
1881   if (IsCalleePop(isVarArg, CC))
1882     NumBytesForCalleeToPush = NumBytes;    // Callee pops everything
1883   else if (!Is64Bit && CC != CallingConv::Fast && IsStructRet)
1884     // If this is is a call to a struct-return function, the callee
1885     // pops the hidden struct pointer, so we have to push it back.
1886     // This is common for Darwin/X86, Linux & Mingw32 targets.
1887     NumBytesForCalleeToPush = 4;
1888   else
1889     NumBytesForCalleeToPush = 0;  // Callee pops nothing.
1890
1891   // Returns a flag for retval copy to use.
1892   Chain = DAG.getCALLSEQ_END(Chain,
1893                              DAG.getIntPtrConstant(NumBytes, true),
1894                              DAG.getIntPtrConstant(NumBytesForCalleeToPush,
1895                                                    true),
1896                              InFlag);
1897   InFlag = Chain.getValue(1);
1898
1899   // Handle result values, copying them out of physregs into vregs that we
1900   // return.
1901   return SDValue(LowerCallResult(Chain, InFlag, TheCall, CC, DAG),
1902                  Op.getResNo());
1903 }
1904
1905
1906 //===----------------------------------------------------------------------===//
1907 //                Fast Calling Convention (tail call) implementation
1908 //===----------------------------------------------------------------------===//
1909
1910 //  Like std call, callee cleans arguments, convention except that ECX is
1911 //  reserved for storing the tail called function address. Only 2 registers are
1912 //  free for argument passing (inreg). Tail call optimization is performed
1913 //  provided:
1914 //                * tailcallopt is enabled
1915 //                * caller/callee are fastcc
1916 //  On X86_64 architecture with GOT-style position independent code only local
1917 //  (within module) calls are supported at the moment.
1918 //  To keep the stack aligned according to platform abi the function
1919 //  GetAlignedArgumentStackSize ensures that argument delta is always multiples
1920 //  of stack alignment. (Dynamic linkers need this - darwin's dyld for example)
1921 //  If a tail called function callee has more arguments than the caller the
1922 //  caller needs to make sure that there is room to move the RETADDR to. This is
1923 //  achieved by reserving an area the size of the argument delta right after the
1924 //  original REtADDR, but before the saved framepointer or the spilled registers
1925 //  e.g. caller(arg1, arg2) calls callee(arg1, arg2,arg3,arg4)
1926 //  stack layout:
1927 //    arg1
1928 //    arg2
1929 //    RETADDR
1930 //    [ new RETADDR
1931 //      move area ]
1932 //    (possible EBP)
1933 //    ESI
1934 //    EDI
1935 //    local1 ..
1936
1937 /// GetAlignedArgumentStackSize - Make the stack size align e.g 16n + 12 aligned
1938 /// for a 16 byte align requirement.
1939 unsigned X86TargetLowering::GetAlignedArgumentStackSize(unsigned StackSize,
1940                                                         SelectionDAG& DAG) {
1941   MachineFunction &MF = DAG.getMachineFunction();
1942   const TargetMachine &TM = MF.getTarget();
1943   const TargetFrameInfo &TFI = *TM.getFrameInfo();
1944   unsigned StackAlignment = TFI.getStackAlignment();
1945   uint64_t AlignMask = StackAlignment - 1;
1946   int64_t Offset = StackSize;
1947   uint64_t SlotSize = TD->getPointerSize();
1948   if ( (Offset & AlignMask) <= (StackAlignment - SlotSize) ) {
1949     // Number smaller than 12 so just add the difference.
1950     Offset += ((StackAlignment - SlotSize) - (Offset & AlignMask));
1951   } else {
1952     // Mask out lower bits, add stackalignment once plus the 12 bytes.
1953     Offset = ((~AlignMask) & Offset) + StackAlignment +
1954       (StackAlignment-SlotSize);
1955   }
1956   return Offset;
1957 }
1958
1959 /// IsEligibleForTailCallElimination - Check to see whether the next instruction
1960 /// following the call is a return. A function is eligible if caller/callee
1961 /// calling conventions match, currently only fastcc supports tail calls, and
1962 /// the function CALL is immediatly followed by a RET.
1963 bool X86TargetLowering::IsEligibleForTailCallOptimization(CallSDNode *TheCall,
1964                                                       SDValue Ret,
1965                                                       SelectionDAG& DAG) const {
1966   if (!PerformTailCallOpt)
1967     return false;
1968
1969   if (CheckTailCallReturnConstraints(TheCall, Ret)) {
1970     MachineFunction &MF = DAG.getMachineFunction();
1971     unsigned CallerCC = MF.getFunction()->getCallingConv();
1972     unsigned CalleeCC= TheCall->getCallingConv();
1973     if (CalleeCC == CallingConv::Fast && CallerCC == CalleeCC) {
1974       SDValue Callee = TheCall->getCallee();
1975       // On x86/32Bit PIC/GOT  tail calls are supported.
1976       if (getTargetMachine().getRelocationModel() != Reloc::PIC_ ||
1977           !Subtarget->isPICStyleGOT()|| !Subtarget->is64Bit())
1978         return true;
1979
1980       // Can only do local tail calls (in same module, hidden or protected) on
1981       // x86_64 PIC/GOT at the moment.
1982       if (GlobalAddressSDNode *G = dyn_cast<GlobalAddressSDNode>(Callee))
1983         return G->getGlobal()->hasHiddenVisibility()
1984             || G->getGlobal()->hasProtectedVisibility();
1985     }
1986   }
1987
1988   return false;
1989 }
1990
1991 FastISel *
1992 X86TargetLowering::createFastISel(MachineFunction &mf,
1993                                   MachineModuleInfo *mmo,
1994                                   DwarfWriter *dw,
1995                                   DenseMap<const Value *, unsigned> &vm,
1996                                   DenseMap<const BasicBlock *,
1997                                            MachineBasicBlock *> &bm,
1998                                   DenseMap<const AllocaInst *, int> &am
1999 #ifndef NDEBUG
2000                                   , SmallSet<Instruction*, 8> &cil
2001 #endif
2002                                   ) {
2003   return X86::createFastISel(mf, mmo, dw, vm, bm, am
2004 #ifndef NDEBUG
2005                              , cil
2006 #endif
2007                              );
2008 }
2009
2010
2011 //===----------------------------------------------------------------------===//
2012 //                           Other Lowering Hooks
2013 //===----------------------------------------------------------------------===//
2014
2015
2016 SDValue X86TargetLowering::getReturnAddressFrameIndex(SelectionDAG &DAG) {
2017   MachineFunction &MF = DAG.getMachineFunction();
2018   X86MachineFunctionInfo *FuncInfo = MF.getInfo<X86MachineFunctionInfo>();
2019   int ReturnAddrIndex = FuncInfo->getRAIndex();
2020
2021   if (ReturnAddrIndex == 0) {
2022     // Set up a frame object for the return address.
2023     uint64_t SlotSize = TD->getPointerSize();
2024     ReturnAddrIndex = MF.getFrameInfo()->CreateFixedObject(SlotSize, -SlotSize);
2025     FuncInfo->setRAIndex(ReturnAddrIndex);
2026   }
2027
2028   return DAG.getFrameIndex(ReturnAddrIndex, getPointerTy());
2029 }
2030
2031
2032 /// TranslateX86CC - do a one to one translation of a ISD::CondCode to the X86
2033 /// specific condition code, returning the condition code and the LHS/RHS of the
2034 /// comparison to make.
2035 static unsigned TranslateX86CC(ISD::CondCode SetCCOpcode, bool isFP,
2036                                SDValue &LHS, SDValue &RHS, SelectionDAG &DAG) {
2037   if (!isFP) {
2038     if (ConstantSDNode *RHSC = dyn_cast<ConstantSDNode>(RHS)) {
2039       if (SetCCOpcode == ISD::SETGT && RHSC->isAllOnesValue()) {
2040         // X > -1   -> X == 0, jump !sign.
2041         RHS = DAG.getConstant(0, RHS.getValueType());
2042         return X86::COND_NS;
2043       } else if (SetCCOpcode == ISD::SETLT && RHSC->isNullValue()) {
2044         // X < 0   -> X == 0, jump on sign.
2045         return X86::COND_S;
2046       } else if (SetCCOpcode == ISD::SETLT && RHSC->getZExtValue() == 1) {
2047         // X < 1   -> X <= 0
2048         RHS = DAG.getConstant(0, RHS.getValueType());
2049         return X86::COND_LE;
2050       }
2051     }
2052
2053     switch (SetCCOpcode) {
2054     default: assert(0 && "Invalid integer condition!");
2055     case ISD::SETEQ:  return X86::COND_E;
2056     case ISD::SETGT:  return X86::COND_G;
2057     case ISD::SETGE:  return X86::COND_GE;
2058     case ISD::SETLT:  return X86::COND_L;
2059     case ISD::SETLE:  return X86::COND_LE;
2060     case ISD::SETNE:  return X86::COND_NE;
2061     case ISD::SETULT: return X86::COND_B;
2062     case ISD::SETUGT: return X86::COND_A;
2063     case ISD::SETULE: return X86::COND_BE;
2064     case ISD::SETUGE: return X86::COND_AE;
2065     }
2066   }
2067
2068   // First determine if it is required or is profitable to flip the operands.
2069
2070   // If LHS is a foldable load, but RHS is not, flip the condition.
2071   if ((ISD::isNON_EXTLoad(LHS.getNode()) && LHS.hasOneUse()) &&
2072       !(ISD::isNON_EXTLoad(RHS.getNode()) && RHS.hasOneUse())) {
2073     SetCCOpcode = getSetCCSwappedOperands(SetCCOpcode);
2074     std::swap(LHS, RHS);
2075   }
2076
2077   switch (SetCCOpcode) {
2078   default: break;
2079   case ISD::SETOLT:
2080   case ISD::SETOLE:
2081   case ISD::SETUGT:
2082   case ISD::SETUGE:
2083     std::swap(LHS, RHS);
2084     break;
2085   }
2086
2087   // On a floating point condition, the flags are set as follows:
2088   // ZF  PF  CF   op
2089   //  0 | 0 | 0 | X > Y
2090   //  0 | 0 | 1 | X < Y
2091   //  1 | 0 | 0 | X == Y
2092   //  1 | 1 | 1 | unordered
2093   switch (SetCCOpcode) {
2094   default: assert(0 && "Condcode should be pre-legalized away");
2095   case ISD::SETUEQ:
2096   case ISD::SETEQ:   return X86::COND_E;
2097   case ISD::SETOLT:              // flipped
2098   case ISD::SETOGT:
2099   case ISD::SETGT:   return X86::COND_A;
2100   case ISD::SETOLE:              // flipped
2101   case ISD::SETOGE:
2102   case ISD::SETGE:   return X86::COND_AE;
2103   case ISD::SETUGT:              // flipped
2104   case ISD::SETULT:
2105   case ISD::SETLT:   return X86::COND_B;
2106   case ISD::SETUGE:              // flipped
2107   case ISD::SETULE:
2108   case ISD::SETLE:   return X86::COND_BE;
2109   case ISD::SETONE:
2110   case ISD::SETNE:   return X86::COND_NE;
2111   case ISD::SETUO:   return X86::COND_P;
2112   case ISD::SETO:    return X86::COND_NP;
2113   }
2114 }
2115
2116 /// hasFPCMov - is there a floating point cmov for the specific X86 condition
2117 /// code. Current x86 isa includes the following FP cmov instructions:
2118 /// fcmovb, fcomvbe, fcomve, fcmovu, fcmovae, fcmova, fcmovne, fcmovnu.
2119 static bool hasFPCMov(unsigned X86CC) {
2120   switch (X86CC) {
2121   default:
2122     return false;
2123   case X86::COND_B:
2124   case X86::COND_BE:
2125   case X86::COND_E:
2126   case X86::COND_P:
2127   case X86::COND_A:
2128   case X86::COND_AE:
2129   case X86::COND_NE:
2130   case X86::COND_NP:
2131     return true;
2132   }
2133 }
2134
2135 /// isUndefOrInRange - Op is either an undef node or a ConstantSDNode.  Return
2136 /// true if Op is undef or if its value falls within the specified range (L, H].
2137 static bool isUndefOrInRange(SDValue Op, unsigned Low, unsigned Hi) {
2138   if (Op.getOpcode() == ISD::UNDEF)
2139     return true;
2140
2141   unsigned Val = cast<ConstantSDNode>(Op)->getZExtValue();
2142   return (Val >= Low && Val < Hi);
2143 }
2144
2145 /// isUndefOrEqual - Op is either an undef node or a ConstantSDNode.  Return
2146 /// true if Op is undef or if its value equal to the specified value.
2147 static bool isUndefOrEqual(SDValue Op, unsigned Val) {
2148   if (Op.getOpcode() == ISD::UNDEF)
2149     return true;
2150   return cast<ConstantSDNode>(Op)->getZExtValue() == Val;
2151 }
2152
2153 /// isPSHUFDMask - Return true if the specified VECTOR_SHUFFLE operand
2154 /// specifies a shuffle of elements that is suitable for input to PSHUFD.
2155 bool X86::isPSHUFDMask(SDNode *N) {
2156   assert(N->getOpcode() == ISD::BUILD_VECTOR);
2157
2158   if (N->getNumOperands() != 2 && N->getNumOperands() != 4)
2159     return false;
2160
2161   // Check if the value doesn't reference the second vector.
2162   for (unsigned i = 0, e = N->getNumOperands(); i != e; ++i) {
2163     SDValue Arg = N->getOperand(i);
2164     if (Arg.getOpcode() == ISD::UNDEF) continue;
2165     assert(isa<ConstantSDNode>(Arg) && "Invalid VECTOR_SHUFFLE mask!");
2166     if (cast<ConstantSDNode>(Arg)->getZExtValue() >= e)
2167       return false;
2168   }
2169
2170   return true;
2171 }
2172
2173 /// isPSHUFHWMask - Return true if the specified VECTOR_SHUFFLE operand
2174 /// specifies a shuffle of elements that is suitable for input to PSHUFHW.
2175 bool X86::isPSHUFHWMask(SDNode *N) {
2176   assert(N->getOpcode() == ISD::BUILD_VECTOR);
2177
2178   if (N->getNumOperands() != 8)
2179     return false;
2180
2181   // Lower quadword copied in order.
2182   for (unsigned i = 0; i != 4; ++i) {
2183     SDValue Arg = N->getOperand(i);
2184     if (Arg.getOpcode() == ISD::UNDEF) continue;
2185     assert(isa<ConstantSDNode>(Arg) && "Invalid VECTOR_SHUFFLE mask!");
2186     if (cast<ConstantSDNode>(Arg)->getZExtValue() != i)
2187       return false;
2188   }
2189
2190   // Upper quadword shuffled.
2191   for (unsigned i = 4; i != 8; ++i) {
2192     SDValue Arg = N->getOperand(i);
2193     if (Arg.getOpcode() == ISD::UNDEF) continue;
2194     assert(isa<ConstantSDNode>(Arg) && "Invalid VECTOR_SHUFFLE mask!");
2195     unsigned Val = cast<ConstantSDNode>(Arg)->getZExtValue();
2196     if (Val < 4 || Val > 7)
2197       return false;
2198   }
2199
2200   return true;
2201 }
2202
2203 /// isPSHUFLWMask - Return true if the specified VECTOR_SHUFFLE operand
2204 /// specifies a shuffle of elements that is suitable for input to PSHUFLW.
2205 bool X86::isPSHUFLWMask(SDNode *N) {
2206   assert(N->getOpcode() == ISD::BUILD_VECTOR);
2207
2208   if (N->getNumOperands() != 8)
2209     return false;
2210
2211   // Upper quadword copied in order.
2212   for (unsigned i = 4; i != 8; ++i)
2213     if (!isUndefOrEqual(N->getOperand(i), i))
2214       return false;
2215
2216   // Lower quadword shuffled.
2217   for (unsigned i = 0; i != 4; ++i)
2218     if (!isUndefOrInRange(N->getOperand(i), 0, 4))
2219       return false;
2220
2221   return true;
2222 }
2223
2224 /// isSHUFPMask - Return true if the specified VECTOR_SHUFFLE operand
2225 /// specifies a shuffle of elements that is suitable for input to SHUFP*.
2226 template<class SDOperand>
2227 static bool isSHUFPMask(SDOperand *Elems, unsigned NumElems) {
2228   if (NumElems != 2 && NumElems != 4) return false;
2229
2230   unsigned Half = NumElems / 2;
2231   for (unsigned i = 0; i < Half; ++i)
2232     if (!isUndefOrInRange(Elems[i], 0, NumElems))
2233       return false;
2234   for (unsigned i = Half; i < NumElems; ++i)
2235     if (!isUndefOrInRange(Elems[i], NumElems, NumElems*2))
2236       return false;
2237
2238   return true;
2239 }
2240
2241 bool X86::isSHUFPMask(SDNode *N) {
2242   assert(N->getOpcode() == ISD::BUILD_VECTOR);
2243   return ::isSHUFPMask(N->op_begin(), N->getNumOperands());
2244 }
2245
2246 /// isCommutedSHUFP - Returns true if the shuffle mask is exactly
2247 /// the reverse of what x86 shuffles want. x86 shuffles requires the lower
2248 /// half elements to come from vector 1 (which would equal the dest.) and
2249 /// the upper half to come from vector 2.
2250 template<class SDOperand>
2251 static bool isCommutedSHUFP(SDOperand *Ops, unsigned NumOps) {
2252   if (NumOps != 2 && NumOps != 4) return false;
2253
2254   unsigned Half = NumOps / 2;
2255   for (unsigned i = 0; i < Half; ++i)
2256     if (!isUndefOrInRange(Ops[i], NumOps, NumOps*2))
2257       return false;
2258   for (unsigned i = Half; i < NumOps; ++i)
2259     if (!isUndefOrInRange(Ops[i], 0, NumOps))
2260       return false;
2261   return true;
2262 }
2263
2264 static bool isCommutedSHUFP(SDNode *N) {
2265   assert(N->getOpcode() == ISD::BUILD_VECTOR);
2266   return isCommutedSHUFP(N->op_begin(), N->getNumOperands());
2267 }
2268
2269 /// isMOVHLPSMask - Return true if the specified VECTOR_SHUFFLE operand
2270 /// specifies a shuffle of elements that is suitable for input to MOVHLPS.
2271 bool X86::isMOVHLPSMask(SDNode *N) {
2272   assert(N->getOpcode() == ISD::BUILD_VECTOR);
2273
2274   if (N->getNumOperands() != 4)
2275     return false;
2276
2277   // Expect bit0 == 6, bit1 == 7, bit2 == 2, bit3 == 3
2278   return isUndefOrEqual(N->getOperand(0), 6) &&
2279          isUndefOrEqual(N->getOperand(1), 7) &&
2280          isUndefOrEqual(N->getOperand(2), 2) &&
2281          isUndefOrEqual(N->getOperand(3), 3);
2282 }
2283
2284 /// isMOVHLPS_v_undef_Mask - Special case of isMOVHLPSMask for canonical form
2285 /// of vector_shuffle v, v, <2, 3, 2, 3>, i.e. vector_shuffle v, undef,
2286 /// <2, 3, 2, 3>
2287 bool X86::isMOVHLPS_v_undef_Mask(SDNode *N) {
2288   assert(N->getOpcode() == ISD::BUILD_VECTOR);
2289
2290   if (N->getNumOperands() != 4)
2291     return false;
2292
2293   // Expect bit0 == 2, bit1 == 3, bit2 == 2, bit3 == 3
2294   return isUndefOrEqual(N->getOperand(0), 2) &&
2295          isUndefOrEqual(N->getOperand(1), 3) &&
2296          isUndefOrEqual(N->getOperand(2), 2) &&
2297          isUndefOrEqual(N->getOperand(3), 3);
2298 }
2299
2300 /// isMOVLPMask - Return true if the specified VECTOR_SHUFFLE operand
2301 /// specifies a shuffle of elements that is suitable for input to MOVLP{S|D}.
2302 bool X86::isMOVLPMask(SDNode *N) {
2303   assert(N->getOpcode() == ISD::BUILD_VECTOR);
2304
2305   unsigned NumElems = N->getNumOperands();
2306   if (NumElems != 2 && NumElems != 4)
2307     return false;
2308
2309   for (unsigned i = 0; i < NumElems/2; ++i)
2310     if (!isUndefOrEqual(N->getOperand(i), i + NumElems))
2311       return false;
2312
2313   for (unsigned i = NumElems/2; i < NumElems; ++i)
2314     if (!isUndefOrEqual(N->getOperand(i), i))
2315       return false;
2316
2317   return true;
2318 }
2319
2320 /// isMOVHPMask - Return true if the specified VECTOR_SHUFFLE operand
2321 /// specifies a shuffle of elements that is suitable for input to MOVHP{S|D}
2322 /// and MOVLHPS.
2323 bool X86::isMOVHPMask(SDNode *N) {
2324   assert(N->getOpcode() == ISD::BUILD_VECTOR);
2325
2326   unsigned NumElems = N->getNumOperands();
2327   if (NumElems != 2 && NumElems != 4)
2328     return false;
2329
2330   for (unsigned i = 0; i < NumElems/2; ++i)
2331     if (!isUndefOrEqual(N->getOperand(i), i))
2332       return false;
2333
2334   for (unsigned i = 0; i < NumElems/2; ++i) {
2335     SDValue Arg = N->getOperand(i + NumElems/2);
2336     if (!isUndefOrEqual(Arg, i + NumElems))
2337       return false;
2338   }
2339
2340   return true;
2341 }
2342
2343 /// isUNPCKLMask - Return true if the specified VECTOR_SHUFFLE operand
2344 /// specifies a shuffle of elements that is suitable for input to UNPCKL.
2345 template<class SDOperand>
2346 bool static isUNPCKLMask(SDOperand *Elts, unsigned NumElts,
2347                          bool V2IsSplat = false) {
2348   if (NumElts != 2 && NumElts != 4 && NumElts != 8 && NumElts != 16)
2349     return false;
2350
2351   for (unsigned i = 0, j = 0; i != NumElts; i += 2, ++j) {
2352     SDValue BitI  = Elts[i];
2353     SDValue BitI1 = Elts[i+1];
2354     if (!isUndefOrEqual(BitI, j))
2355       return false;
2356     if (V2IsSplat) {
2357       if (!isUndefOrEqual(BitI1, NumElts))
2358         return false;
2359     } else {
2360       if (!isUndefOrEqual(BitI1, j + NumElts))
2361         return false;
2362     }
2363   }
2364
2365   return true;
2366 }
2367
2368 bool X86::isUNPCKLMask(SDNode *N, bool V2IsSplat) {
2369   assert(N->getOpcode() == ISD::BUILD_VECTOR);
2370   return ::isUNPCKLMask(N->op_begin(), N->getNumOperands(), V2IsSplat);
2371 }
2372
2373 /// isUNPCKHMask - Return true if the specified VECTOR_SHUFFLE operand
2374 /// specifies a shuffle of elements that is suitable for input to UNPCKH.
2375 template<class SDOperand>
2376 bool static isUNPCKHMask(SDOperand *Elts, unsigned NumElts,
2377                          bool V2IsSplat = false) {
2378   if (NumElts != 2 && NumElts != 4 && NumElts != 8 && NumElts != 16)
2379     return false;
2380
2381   for (unsigned i = 0, j = 0; i != NumElts; i += 2, ++j) {
2382     SDValue BitI  = Elts[i];
2383     SDValue BitI1 = Elts[i+1];
2384     if (!isUndefOrEqual(BitI, j + NumElts/2))
2385       return false;
2386     if (V2IsSplat) {
2387       if (isUndefOrEqual(BitI1, NumElts))
2388         return false;
2389     } else {
2390       if (!isUndefOrEqual(BitI1, j + NumElts/2 + NumElts))
2391         return false;
2392     }
2393   }
2394
2395   return true;
2396 }
2397
2398 bool X86::isUNPCKHMask(SDNode *N, bool V2IsSplat) {
2399   assert(N->getOpcode() == ISD::BUILD_VECTOR);
2400   return ::isUNPCKHMask(N->op_begin(), N->getNumOperands(), V2IsSplat);
2401 }
2402
2403 /// isUNPCKL_v_undef_Mask - Special case of isUNPCKLMask for canonical form
2404 /// of vector_shuffle v, v, <0, 4, 1, 5>, i.e. vector_shuffle v, undef,
2405 /// <0, 0, 1, 1>
2406 bool X86::isUNPCKL_v_undef_Mask(SDNode *N) {
2407   assert(N->getOpcode() == ISD::BUILD_VECTOR);
2408
2409   unsigned NumElems = N->getNumOperands();
2410   if (NumElems != 2 && NumElems != 4 && NumElems != 8 && NumElems != 16)
2411     return false;
2412
2413   for (unsigned i = 0, j = 0; i != NumElems; i += 2, ++j) {
2414     SDValue BitI  = N->getOperand(i);
2415     SDValue BitI1 = N->getOperand(i+1);
2416
2417     if (!isUndefOrEqual(BitI, j))
2418       return false;
2419     if (!isUndefOrEqual(BitI1, j))
2420       return false;
2421   }
2422
2423   return true;
2424 }
2425
2426 /// isUNPCKH_v_undef_Mask - Special case of isUNPCKHMask for canonical form
2427 /// of vector_shuffle v, v, <2, 6, 3, 7>, i.e. vector_shuffle v, undef,
2428 /// <2, 2, 3, 3>
2429 bool X86::isUNPCKH_v_undef_Mask(SDNode *N) {
2430   assert(N->getOpcode() == ISD::BUILD_VECTOR);
2431
2432   unsigned NumElems = N->getNumOperands();
2433   if (NumElems != 2 && NumElems != 4 && NumElems != 8 && NumElems != 16)
2434     return false;
2435
2436   for (unsigned i = 0, j = NumElems / 2; i != NumElems; i += 2, ++j) {
2437     SDValue BitI  = N->getOperand(i);
2438     SDValue BitI1 = N->getOperand(i + 1);
2439
2440     if (!isUndefOrEqual(BitI, j))
2441       return false;
2442     if (!isUndefOrEqual(BitI1, j))
2443       return false;
2444   }
2445
2446   return true;
2447 }
2448
2449 /// isMOVLMask - Return true if the specified VECTOR_SHUFFLE operand
2450 /// specifies a shuffle of elements that is suitable for input to MOVSS,
2451 /// MOVSD, and MOVD, i.e. setting the lowest element.
2452 template<class SDOperand>
2453 static bool isMOVLMask(SDOperand *Elts, unsigned NumElts) {
2454   if (NumElts != 2 && NumElts != 4)
2455     return false;
2456
2457   if (!isUndefOrEqual(Elts[0], NumElts))
2458     return false;
2459
2460   for (unsigned i = 1; i < NumElts; ++i) {
2461     if (!isUndefOrEqual(Elts[i], i))
2462       return false;
2463   }
2464
2465   return true;
2466 }
2467
2468 bool X86::isMOVLMask(SDNode *N) {
2469   assert(N->getOpcode() == ISD::BUILD_VECTOR);
2470   return ::isMOVLMask(N->op_begin(), N->getNumOperands());
2471 }
2472
2473 /// isCommutedMOVL - Returns true if the shuffle mask is except the reverse
2474 /// of what x86 movss want. X86 movs requires the lowest  element to be lowest
2475 /// element of vector 2 and the other elements to come from vector 1 in order.
2476 template<class SDOperand>
2477 static bool isCommutedMOVL(SDOperand *Ops, unsigned NumOps,
2478                            bool V2IsSplat = false,
2479                            bool V2IsUndef = false) {
2480   if (NumOps != 2 && NumOps != 4 && NumOps != 8 && NumOps != 16)
2481     return false;
2482
2483   if (!isUndefOrEqual(Ops[0], 0))
2484     return false;
2485
2486   for (unsigned i = 1; i < NumOps; ++i) {
2487     SDValue Arg = Ops[i];
2488     if (!(isUndefOrEqual(Arg, i+NumOps) ||
2489           (V2IsUndef && isUndefOrInRange(Arg, NumOps, NumOps*2)) ||
2490           (V2IsSplat && isUndefOrEqual(Arg, NumOps))))
2491       return false;
2492   }
2493
2494   return true;
2495 }
2496
2497 static bool isCommutedMOVL(SDNode *N, bool V2IsSplat = false,
2498                            bool V2IsUndef = false) {
2499   assert(N->getOpcode() == ISD::BUILD_VECTOR);
2500   return isCommutedMOVL(N->op_begin(), N->getNumOperands(),
2501                         V2IsSplat, V2IsUndef);
2502 }
2503
2504 /// isMOVSHDUPMask - Return true if the specified VECTOR_SHUFFLE operand
2505 /// specifies a shuffle of elements that is suitable for input to MOVSHDUP.
2506 bool X86::isMOVSHDUPMask(SDNode *N) {
2507   assert(N->getOpcode() == ISD::BUILD_VECTOR);
2508
2509   if (N->getNumOperands() != 4)
2510     return false;
2511
2512   // Expect 1, 1, 3, 3
2513   for (unsigned i = 0; i < 2; ++i) {
2514     SDValue Arg = N->getOperand(i);
2515     if (Arg.getOpcode() == ISD::UNDEF) continue;
2516     assert(isa<ConstantSDNode>(Arg) && "Invalid VECTOR_SHUFFLE mask!");
2517     unsigned Val = cast<ConstantSDNode>(Arg)->getZExtValue();
2518     if (Val != 1) return false;
2519   }
2520
2521   bool HasHi = false;
2522   for (unsigned i = 2; i < 4; ++i) {
2523     SDValue Arg = N->getOperand(i);
2524     if (Arg.getOpcode() == ISD::UNDEF) continue;
2525     assert(isa<ConstantSDNode>(Arg) && "Invalid VECTOR_SHUFFLE mask!");
2526     unsigned Val = cast<ConstantSDNode>(Arg)->getZExtValue();
2527     if (Val != 3) return false;
2528     HasHi = true;
2529   }
2530
2531   // Don't use movshdup if it can be done with a shufps.
2532   return HasHi;
2533 }
2534
2535 /// isMOVSLDUPMask - Return true if the specified VECTOR_SHUFFLE operand
2536 /// specifies a shuffle of elements that is suitable for input to MOVSLDUP.
2537 bool X86::isMOVSLDUPMask(SDNode *N) {
2538   assert(N->getOpcode() == ISD::BUILD_VECTOR);
2539
2540   if (N->getNumOperands() != 4)
2541     return false;
2542
2543   // Expect 0, 0, 2, 2
2544   for (unsigned i = 0; i < 2; ++i) {
2545     SDValue Arg = N->getOperand(i);
2546     if (Arg.getOpcode() == ISD::UNDEF) continue;
2547     assert(isa<ConstantSDNode>(Arg) && "Invalid VECTOR_SHUFFLE mask!");
2548     unsigned Val = cast<ConstantSDNode>(Arg)->getZExtValue();
2549     if (Val != 0) return false;
2550   }
2551
2552   bool HasHi = false;
2553   for (unsigned i = 2; i < 4; ++i) {
2554     SDValue Arg = N->getOperand(i);
2555     if (Arg.getOpcode() == ISD::UNDEF) continue;
2556     assert(isa<ConstantSDNode>(Arg) && "Invalid VECTOR_SHUFFLE mask!");
2557     unsigned Val = cast<ConstantSDNode>(Arg)->getZExtValue();
2558     if (Val != 2) return false;
2559     HasHi = true;
2560   }
2561
2562   // Don't use movshdup if it can be done with a shufps.
2563   return HasHi;
2564 }
2565
2566 /// isIdentityMask - Return true if the specified VECTOR_SHUFFLE operand
2567 /// specifies a identity operation on the LHS or RHS.
2568 static bool isIdentityMask(SDNode *N, bool RHS = false) {
2569   unsigned NumElems = N->getNumOperands();
2570   for (unsigned i = 0; i < NumElems; ++i)
2571     if (!isUndefOrEqual(N->getOperand(i), i + (RHS ? NumElems : 0)))
2572       return false;
2573   return true;
2574 }
2575
2576 /// isSplatMask - Return true if the specified VECTOR_SHUFFLE operand specifies
2577 /// a splat of a single element.
2578 static bool isSplatMask(SDNode *N) {
2579   assert(N->getOpcode() == ISD::BUILD_VECTOR);
2580
2581   // This is a splat operation if each element of the permute is the same, and
2582   // if the value doesn't reference the second vector.
2583   unsigned NumElems = N->getNumOperands();
2584   SDValue ElementBase;
2585   unsigned i = 0;
2586   for (; i != NumElems; ++i) {
2587     SDValue Elt = N->getOperand(i);
2588     if (isa<ConstantSDNode>(Elt)) {
2589       ElementBase = Elt;
2590       break;
2591     }
2592   }
2593
2594   if (!ElementBase.getNode())
2595     return false;
2596
2597   for (; i != NumElems; ++i) {
2598     SDValue Arg = N->getOperand(i);
2599     if (Arg.getOpcode() == ISD::UNDEF) continue;
2600     assert(isa<ConstantSDNode>(Arg) && "Invalid VECTOR_SHUFFLE mask!");
2601     if (Arg != ElementBase) return false;
2602   }
2603
2604   // Make sure it is a splat of the first vector operand.
2605   return cast<ConstantSDNode>(ElementBase)->getZExtValue() < NumElems;
2606 }
2607
2608 /// getSplatMaskEltNo - Given a splat mask, return the index to the element
2609 /// we want to splat.
2610 static SDValue getSplatMaskEltNo(SDNode *N) {
2611   assert(isSplatMask(N) && "Not a splat mask");
2612   unsigned NumElems = N->getNumOperands();
2613   SDValue ElementBase;
2614   unsigned i = 0;
2615   for (; i != NumElems; ++i) {
2616     SDValue Elt = N->getOperand(i);
2617     if (isa<ConstantSDNode>(Elt))
2618       return Elt;
2619   }
2620   assert(0 && " No splat value found!");
2621   return SDValue();
2622 }
2623
2624
2625 /// isSplatMask - Return true if the specified VECTOR_SHUFFLE operand specifies
2626 /// a splat of a single element and it's a 2 or 4 element mask.
2627 bool X86::isSplatMask(SDNode *N) {
2628   assert(N->getOpcode() == ISD::BUILD_VECTOR);
2629
2630   // We can only splat 64-bit, and 32-bit quantities with a single instruction.
2631   if (N->getNumOperands() != 4 && N->getNumOperands() != 2)
2632     return false;
2633   return ::isSplatMask(N);
2634 }
2635
2636 /// isSplatLoMask - Return true if the specified VECTOR_SHUFFLE operand
2637 /// specifies a splat of zero element.
2638 bool X86::isSplatLoMask(SDNode *N) {
2639   assert(N->getOpcode() == ISD::BUILD_VECTOR);
2640
2641   for (unsigned i = 0, e = N->getNumOperands(); i < e; ++i)
2642     if (!isUndefOrEqual(N->getOperand(i), 0))
2643       return false;
2644   return true;
2645 }
2646
2647 /// isMOVDDUPMask - Return true if the specified VECTOR_SHUFFLE operand
2648 /// specifies a shuffle of elements that is suitable for input to MOVDDUP.
2649 bool X86::isMOVDDUPMask(SDNode *N) {
2650   assert(N->getOpcode() == ISD::BUILD_VECTOR);
2651
2652   unsigned e = N->getNumOperands() / 2;
2653   for (unsigned i = 0; i < e; ++i)
2654     if (!isUndefOrEqual(N->getOperand(i), i))
2655       return false;
2656   for (unsigned i = 0; i < e; ++i)
2657     if (!isUndefOrEqual(N->getOperand(e+i), i))
2658       return false;
2659   return true;
2660 }
2661
2662 /// getShuffleSHUFImmediate - Return the appropriate immediate to shuffle
2663 /// the specified isShuffleMask VECTOR_SHUFFLE mask with PSHUF* and SHUFP*
2664 /// instructions.
2665 unsigned X86::getShuffleSHUFImmediate(SDNode *N) {
2666   unsigned NumOperands = N->getNumOperands();
2667   unsigned Shift = (NumOperands == 4) ? 2 : 1;
2668   unsigned Mask = 0;
2669   for (unsigned i = 0; i < NumOperands; ++i) {
2670     unsigned Val = 0;
2671     SDValue Arg = N->getOperand(NumOperands-i-1);
2672     if (Arg.getOpcode() != ISD::UNDEF)
2673       Val = cast<ConstantSDNode>(Arg)->getZExtValue();
2674     if (Val >= NumOperands) Val -= NumOperands;
2675     Mask |= Val;
2676     if (i != NumOperands - 1)
2677       Mask <<= Shift;
2678   }
2679
2680   return Mask;
2681 }
2682
2683 /// getShufflePSHUFHWImmediate - Return the appropriate immediate to shuffle
2684 /// the specified isShuffleMask VECTOR_SHUFFLE mask with PSHUFHW
2685 /// instructions.
2686 unsigned X86::getShufflePSHUFHWImmediate(SDNode *N) {
2687   unsigned Mask = 0;
2688   // 8 nodes, but we only care about the last 4.
2689   for (unsigned i = 7; i >= 4; --i) {
2690     unsigned Val = 0;
2691     SDValue Arg = N->getOperand(i);
2692     if (Arg.getOpcode() != ISD::UNDEF) {
2693       Val = cast<ConstantSDNode>(Arg)->getZExtValue();
2694       Mask |= (Val - 4);
2695     }
2696     if (i != 4)
2697       Mask <<= 2;
2698   }
2699
2700   return Mask;
2701 }
2702
2703 /// getShufflePSHUFLWImmediate - Return the appropriate immediate to shuffle
2704 /// the specified isShuffleMask VECTOR_SHUFFLE mask with PSHUFLW
2705 /// instructions.
2706 unsigned X86::getShufflePSHUFLWImmediate(SDNode *N) {
2707   unsigned Mask = 0;
2708   // 8 nodes, but we only care about the first 4.
2709   for (int i = 3; i >= 0; --i) {
2710     unsigned Val = 0;
2711     SDValue Arg = N->getOperand(i);
2712     if (Arg.getOpcode() != ISD::UNDEF)
2713       Val = cast<ConstantSDNode>(Arg)->getZExtValue();
2714     Mask |= Val;
2715     if (i != 0)
2716       Mask <<= 2;
2717   }
2718
2719   return Mask;
2720 }
2721
2722 /// CommuteVectorShuffle - Swap vector_shuffle operands as well as
2723 /// values in ther permute mask.
2724 static SDValue CommuteVectorShuffle(SDValue Op, SDValue &V1,
2725                                       SDValue &V2, SDValue &Mask,
2726                                       SelectionDAG &DAG) {
2727   MVT VT = Op.getValueType();
2728   MVT MaskVT = Mask.getValueType();
2729   MVT EltVT = MaskVT.getVectorElementType();
2730   unsigned NumElems = Mask.getNumOperands();
2731   SmallVector<SDValue, 8> MaskVec;
2732   DebugLoc dl = Op.getDebugLoc();
2733
2734   for (unsigned i = 0; i != NumElems; ++i) {
2735     SDValue Arg = Mask.getOperand(i);
2736     if (Arg.getOpcode() == ISD::UNDEF) {
2737       MaskVec.push_back(DAG.getUNDEF(EltVT));
2738       continue;
2739     }
2740     assert(isa<ConstantSDNode>(Arg) && "Invalid VECTOR_SHUFFLE mask!");
2741     unsigned Val = cast<ConstantSDNode>(Arg)->getZExtValue();
2742     if (Val < NumElems)
2743       MaskVec.push_back(DAG.getConstant(Val + NumElems, EltVT));
2744     else
2745       MaskVec.push_back(DAG.getConstant(Val - NumElems, EltVT));
2746   }
2747
2748   std::swap(V1, V2);
2749   Mask = DAG.getNode(ISD::BUILD_VECTOR, dl, MaskVT, &MaskVec[0], NumElems);
2750   return DAG.getNode(ISD::VECTOR_SHUFFLE, dl, VT, V1, V2, Mask);
2751 }
2752
2753 /// CommuteVectorShuffleMask - Change values in a shuffle permute mask assuming
2754 /// the two vector operands have swapped position.
2755 static
2756 SDValue CommuteVectorShuffleMask(SDValue Mask, SelectionDAG &DAG, DebugLoc dl) {
2757   MVT MaskVT = Mask.getValueType();
2758   MVT EltVT = MaskVT.getVectorElementType();
2759   unsigned NumElems = Mask.getNumOperands();
2760   SmallVector<SDValue, 8> MaskVec;
2761   for (unsigned i = 0; i != NumElems; ++i) {
2762     SDValue Arg = Mask.getOperand(i);
2763     if (Arg.getOpcode() == ISD::UNDEF) {
2764       MaskVec.push_back(DAG.getUNDEF(EltVT));
2765       continue;
2766     }
2767     assert(isa<ConstantSDNode>(Arg) && "Invalid VECTOR_SHUFFLE mask!");
2768     unsigned Val = cast<ConstantSDNode>(Arg)->getZExtValue();
2769     if (Val < NumElems)
2770       MaskVec.push_back(DAG.getConstant(Val + NumElems, EltVT));
2771     else
2772       MaskVec.push_back(DAG.getConstant(Val - NumElems, EltVT));
2773   }
2774   return DAG.getNode(ISD::BUILD_VECTOR, dl, MaskVT, &MaskVec[0], NumElems);
2775 }
2776
2777
2778 /// ShouldXformToMOVHLPS - Return true if the node should be transformed to
2779 /// match movhlps. The lower half elements should come from upper half of
2780 /// V1 (and in order), and the upper half elements should come from the upper
2781 /// half of V2 (and in order).
2782 static bool ShouldXformToMOVHLPS(SDNode *Mask) {
2783   unsigned NumElems = Mask->getNumOperands();
2784   if (NumElems != 4)
2785     return false;
2786   for (unsigned i = 0, e = 2; i != e; ++i)
2787     if (!isUndefOrEqual(Mask->getOperand(i), i+2))
2788       return false;
2789   for (unsigned i = 2; i != 4; ++i)
2790     if (!isUndefOrEqual(Mask->getOperand(i), i+4))
2791       return false;
2792   return true;
2793 }
2794
2795 /// isScalarLoadToVector - Returns true if the node is a scalar load that
2796 /// is promoted to a vector. It also returns the LoadSDNode by reference if
2797 /// required.
2798 static bool isScalarLoadToVector(SDNode *N, LoadSDNode **LD = NULL) {
2799   if (N->getOpcode() != ISD::SCALAR_TO_VECTOR)
2800     return false;
2801   N = N->getOperand(0).getNode();
2802   if (!ISD::isNON_EXTLoad(N))
2803     return false;
2804   if (LD)
2805     *LD = cast<LoadSDNode>(N);
2806   return true;
2807 }
2808
2809 /// ShouldXformToMOVLP{S|D} - Return true if the node should be transformed to
2810 /// match movlp{s|d}. The lower half elements should come from lower half of
2811 /// V1 (and in order), and the upper half elements should come from the upper
2812 /// half of V2 (and in order). And since V1 will become the source of the
2813 /// MOVLP, it must be either a vector load or a scalar load to vector.
2814 static bool ShouldXformToMOVLP(SDNode *V1, SDNode *V2, SDNode *Mask) {
2815   if (!ISD::isNON_EXTLoad(V1) && !isScalarLoadToVector(V1))
2816     return false;
2817   // Is V2 is a vector load, don't do this transformation. We will try to use
2818   // load folding shufps op.
2819   if (ISD::isNON_EXTLoad(V2))
2820     return false;
2821
2822   unsigned NumElems = Mask->getNumOperands();
2823   if (NumElems != 2 && NumElems != 4)
2824     return false;
2825   for (unsigned i = 0, e = NumElems/2; i != e; ++i)
2826     if (!isUndefOrEqual(Mask->getOperand(i), i))
2827       return false;
2828   for (unsigned i = NumElems/2; i != NumElems; ++i)
2829     if (!isUndefOrEqual(Mask->getOperand(i), i+NumElems))
2830       return false;
2831   return true;
2832 }
2833
2834 /// isSplatVector - Returns true if N is a BUILD_VECTOR node whose elements are
2835 /// all the same.
2836 static bool isSplatVector(SDNode *N) {
2837   if (N->getOpcode() != ISD::BUILD_VECTOR)
2838     return false;
2839
2840   SDValue SplatValue = N->getOperand(0);
2841   for (unsigned i = 1, e = N->getNumOperands(); i != e; ++i)
2842     if (N->getOperand(i) != SplatValue)
2843       return false;
2844   return true;
2845 }
2846
2847 /// isUndefShuffle - Returns true if N is a VECTOR_SHUFFLE that can be resolved
2848 /// to an undef.
2849 static bool isUndefShuffle(SDNode *N) {
2850   if (N->getOpcode() != ISD::VECTOR_SHUFFLE)
2851     return false;
2852
2853   SDValue V1 = N->getOperand(0);
2854   SDValue V2 = N->getOperand(1);
2855   SDValue Mask = N->getOperand(2);
2856   unsigned NumElems = Mask.getNumOperands();
2857   for (unsigned i = 0; i != NumElems; ++i) {
2858     SDValue Arg = Mask.getOperand(i);
2859     if (Arg.getOpcode() != ISD::UNDEF) {
2860       unsigned Val = cast<ConstantSDNode>(Arg)->getZExtValue();
2861       if (Val < NumElems && V1.getOpcode() != ISD::UNDEF)
2862         return false;
2863       else if (Val >= NumElems && V2.getOpcode() != ISD::UNDEF)
2864         return false;
2865     }
2866   }
2867   return true;
2868 }
2869
2870 /// isZeroNode - Returns true if Elt is a constant zero or a floating point
2871 /// constant +0.0.
2872 static inline bool isZeroNode(SDValue Elt) {
2873   return ((isa<ConstantSDNode>(Elt) &&
2874            cast<ConstantSDNode>(Elt)->getZExtValue() == 0) ||
2875           (isa<ConstantFPSDNode>(Elt) &&
2876            cast<ConstantFPSDNode>(Elt)->getValueAPF().isPosZero()));
2877 }
2878
2879 /// isZeroShuffle - Returns true if N is a VECTOR_SHUFFLE that can be resolved
2880 /// to an zero vector.
2881 static bool isZeroShuffle(SDNode *N) {
2882   if (N->getOpcode() != ISD::VECTOR_SHUFFLE)
2883     return false;
2884
2885   SDValue V1 = N->getOperand(0);
2886   SDValue V2 = N->getOperand(1);
2887   SDValue Mask = N->getOperand(2);
2888   unsigned NumElems = Mask.getNumOperands();
2889   for (unsigned i = 0; i != NumElems; ++i) {
2890     SDValue Arg = Mask.getOperand(i);
2891     if (Arg.getOpcode() == ISD::UNDEF)
2892       continue;
2893
2894     unsigned Idx = cast<ConstantSDNode>(Arg)->getZExtValue();
2895     if (Idx < NumElems) {
2896       unsigned Opc = V1.getNode()->getOpcode();
2897       if (Opc == ISD::UNDEF || ISD::isBuildVectorAllZeros(V1.getNode()))
2898         continue;
2899       if (Opc != ISD::BUILD_VECTOR ||
2900           !isZeroNode(V1.getNode()->getOperand(Idx)))
2901         return false;
2902     } else if (Idx >= NumElems) {
2903       unsigned Opc = V2.getNode()->getOpcode();
2904       if (Opc == ISD::UNDEF || ISD::isBuildVectorAllZeros(V2.getNode()))
2905         continue;
2906       if (Opc != ISD::BUILD_VECTOR ||
2907           !isZeroNode(V2.getNode()->getOperand(Idx - NumElems)))
2908         return false;
2909     }
2910   }
2911   return true;
2912 }
2913
2914 /// getZeroVector - Returns a vector of specified type with all zero elements.
2915 ///
2916 static SDValue getZeroVector(MVT VT, bool HasSSE2, SelectionDAG &DAG,
2917                              DebugLoc dl) {
2918   assert(VT.isVector() && "Expected a vector type");
2919
2920   // Always build zero vectors as <4 x i32> or <2 x i32> bitcasted to their dest
2921   // type.  This ensures they get CSE'd.
2922   SDValue Vec;
2923   if (VT.getSizeInBits() == 64) { // MMX
2924     SDValue Cst = DAG.getTargetConstant(0, MVT::i32);
2925     Vec = DAG.getNode(ISD::BUILD_VECTOR, dl, MVT::v2i32, Cst, Cst);
2926   } else if (HasSSE2) {  // SSE2
2927     SDValue Cst = DAG.getTargetConstant(0, MVT::i32);
2928     Vec = DAG.getNode(ISD::BUILD_VECTOR, dl, MVT::v4i32, Cst, Cst, Cst, Cst);
2929   } else { // SSE1
2930     SDValue Cst = DAG.getTargetConstantFP(+0.0, MVT::f32);
2931     Vec = DAG.getNode(ISD::BUILD_VECTOR, dl, MVT::v4f32, Cst, Cst, Cst, Cst);
2932   }
2933   return DAG.getNode(ISD::BIT_CONVERT, dl, VT, Vec);
2934 }
2935
2936 /// getOnesVector - Returns a vector of specified type with all bits set.
2937 ///
2938 static SDValue getOnesVector(MVT VT, SelectionDAG &DAG, DebugLoc dl) {
2939   assert(VT.isVector() && "Expected a vector type");
2940
2941   // Always build ones vectors as <4 x i32> or <2 x i32> bitcasted to their dest
2942   // type.  This ensures they get CSE'd.
2943   SDValue Cst = DAG.getTargetConstant(~0U, MVT::i32);
2944   SDValue Vec;
2945   if (VT.getSizeInBits() == 64)  // MMX
2946     Vec = DAG.getNode(ISD::BUILD_VECTOR, dl, MVT::v2i32, Cst, Cst);
2947   else                                              // SSE
2948     Vec = DAG.getNode(ISD::BUILD_VECTOR, dl, MVT::v4i32, Cst, Cst, Cst, Cst);
2949   return DAG.getNode(ISD::BIT_CONVERT, dl, VT, Vec);
2950 }
2951
2952
2953 /// NormalizeMask - V2 is a splat, modify the mask (if needed) so all elements
2954 /// that point to V2 points to its first element.
2955 static SDValue NormalizeMask(SDValue Mask, SelectionDAG &DAG) {
2956   assert(Mask.getOpcode() == ISD::BUILD_VECTOR);
2957
2958   bool Changed = false;
2959   SmallVector<SDValue, 8> MaskVec;
2960   unsigned NumElems = Mask.getNumOperands();
2961   for (unsigned i = 0; i != NumElems; ++i) {
2962     SDValue Arg = Mask.getOperand(i);
2963     if (Arg.getOpcode() != ISD::UNDEF) {
2964       unsigned Val = cast<ConstantSDNode>(Arg)->getZExtValue();
2965       if (Val > NumElems) {
2966         Arg = DAG.getConstant(NumElems, Arg.getValueType());
2967         Changed = true;
2968       }
2969     }
2970     MaskVec.push_back(Arg);
2971   }
2972
2973   if (Changed)
2974     Mask = DAG.getNode(ISD::BUILD_VECTOR, Mask.getDebugLoc(),
2975                        Mask.getValueType(),
2976                        &MaskVec[0], MaskVec.size());
2977   return Mask;
2978 }
2979
2980 /// getMOVLMask - Returns a vector_shuffle mask for an movs{s|d}, movd
2981 /// operation of specified width.
2982 static SDValue getMOVLMask(unsigned NumElems, SelectionDAG &DAG, DebugLoc dl) {
2983   MVT MaskVT = MVT::getIntVectorWithNumElements(NumElems);
2984   MVT BaseVT = MaskVT.getVectorElementType();
2985
2986   SmallVector<SDValue, 8> MaskVec;
2987   MaskVec.push_back(DAG.getConstant(NumElems, BaseVT));
2988   for (unsigned i = 1; i != NumElems; ++i)
2989     MaskVec.push_back(DAG.getConstant(i, BaseVT));
2990   return DAG.getNode(ISD::BUILD_VECTOR, dl, MaskVT,
2991                      &MaskVec[0], MaskVec.size());
2992 }
2993
2994 /// getUnpacklMask - Returns a vector_shuffle mask for an unpackl operation
2995 /// of specified width.
2996 static SDValue getUnpacklMask(unsigned NumElems, SelectionDAG &DAG,
2997                               DebugLoc dl) {
2998   MVT MaskVT = MVT::getIntVectorWithNumElements(NumElems);
2999   MVT BaseVT = MaskVT.getVectorElementType();
3000   SmallVector<SDValue, 8> MaskVec;
3001   for (unsigned i = 0, e = NumElems/2; i != e; ++i) {
3002     MaskVec.push_back(DAG.getConstant(i,            BaseVT));
3003     MaskVec.push_back(DAG.getConstant(i + NumElems, BaseVT));
3004   }
3005   return DAG.getNode(ISD::BUILD_VECTOR, dl, MaskVT,
3006                      &MaskVec[0], MaskVec.size());
3007 }
3008
3009 /// getUnpackhMask - Returns a vector_shuffle mask for an unpackh operation
3010 /// of specified width.
3011 static SDValue getUnpackhMask(unsigned NumElems, SelectionDAG &DAG,
3012                               DebugLoc dl) {
3013   MVT MaskVT = MVT::getIntVectorWithNumElements(NumElems);
3014   MVT BaseVT = MaskVT.getVectorElementType();
3015   unsigned Half = NumElems/2;
3016   SmallVector<SDValue, 8> MaskVec;
3017   for (unsigned i = 0; i != Half; ++i) {
3018     MaskVec.push_back(DAG.getConstant(i + Half,            BaseVT));
3019     MaskVec.push_back(DAG.getConstant(i + NumElems + Half, BaseVT));
3020   }
3021   return DAG.getNode(ISD::BUILD_VECTOR, dl, MaskVT,
3022                      &MaskVec[0], MaskVec.size());
3023 }
3024
3025 /// getSwapEltZeroMask - Returns a vector_shuffle mask for a shuffle that swaps
3026 /// element #0 of a vector with the specified index, leaving the rest of the
3027 /// elements in place.
3028 static SDValue getSwapEltZeroMask(unsigned NumElems, unsigned DestElt,
3029                                    SelectionDAG &DAG, DebugLoc dl) {
3030   MVT MaskVT = MVT::getIntVectorWithNumElements(NumElems);
3031   MVT BaseVT = MaskVT.getVectorElementType();
3032   SmallVector<SDValue, 8> MaskVec;
3033   // Element #0 of the result gets the elt we are replacing.
3034   MaskVec.push_back(DAG.getConstant(DestElt, BaseVT));
3035   for (unsigned i = 1; i != NumElems; ++i)
3036     MaskVec.push_back(DAG.getConstant(i == DestElt ? 0 : i, BaseVT));
3037   return DAG.getNode(ISD::BUILD_VECTOR, dl, MaskVT,
3038                      &MaskVec[0], MaskVec.size());
3039 }
3040
3041 /// PromoteSplat - Promote a splat of v4f32, v8i16 or v16i8 to v4i32.
3042 static SDValue PromoteSplat(SDValue Op, SelectionDAG &DAG, bool HasSSE2) {
3043   MVT PVT = HasSSE2 ? MVT::v4i32 : MVT::v4f32;
3044   MVT VT = Op.getValueType();
3045   if (PVT == VT)
3046     return Op;
3047   SDValue V1 = Op.getOperand(0);
3048   SDValue Mask = Op.getOperand(2);
3049   unsigned MaskNumElems = Mask.getNumOperands();
3050   unsigned NumElems = MaskNumElems;
3051   DebugLoc dl = Op.getDebugLoc();
3052   // Special handling of v4f32 -> v4i32.
3053   if (VT != MVT::v4f32) {
3054     // Find which element we want to splat.
3055     SDNode* EltNoNode = getSplatMaskEltNo(Mask.getNode()).getNode();
3056     unsigned EltNo = cast<ConstantSDNode>(EltNoNode)->getZExtValue();
3057     // unpack elements to the correct location
3058     while (NumElems > 4) {
3059       if (EltNo < NumElems/2) {
3060         Mask = getUnpacklMask(MaskNumElems, DAG, dl);
3061       } else {
3062         Mask = getUnpackhMask(MaskNumElems, DAG, dl);
3063         EltNo -= NumElems/2;
3064       }
3065       V1 = DAG.getNode(ISD::VECTOR_SHUFFLE, dl, VT, V1, V1, Mask);
3066       NumElems >>= 1;
3067     }
3068     SDValue Cst = DAG.getConstant(EltNo, MVT::i32);
3069     Mask = DAG.getNode(ISD::BUILD_VECTOR, dl, MVT::v4i32, Cst, Cst, Cst, Cst);
3070   }
3071
3072   V1 = DAG.getNode(ISD::BIT_CONVERT, dl, PVT, V1);
3073   SDValue Shuffle = DAG.getNode(ISD::VECTOR_SHUFFLE, dl, PVT, V1,
3074                                   DAG.getUNDEF(PVT), Mask);
3075   return DAG.getNode(ISD::BIT_CONVERT, dl, VT, Shuffle);
3076 }
3077
3078 /// isVectorLoad - Returns true if the node is a vector load, a scalar
3079 /// load that's promoted to vector, or a load bitcasted.
3080 static bool isVectorLoad(SDValue Op) {
3081   assert(Op.getValueType().isVector() && "Expected a vector type");
3082   if (Op.getOpcode() == ISD::SCALAR_TO_VECTOR ||
3083       Op.getOpcode() == ISD::BIT_CONVERT) {
3084     return isa<LoadSDNode>(Op.getOperand(0));
3085   }
3086   return isa<LoadSDNode>(Op);
3087 }
3088
3089
3090 /// CanonicalizeMovddup - Cannonicalize movddup shuffle to v2f64.
3091 ///
3092 static SDValue CanonicalizeMovddup(SDValue Op, SDValue V1, SDValue Mask,
3093                                    SelectionDAG &DAG, bool HasSSE3) {
3094   // If we have sse3 and shuffle has more than one use or input is a load, then
3095   // use movddup. Otherwise, use movlhps.
3096   bool UseMovddup = HasSSE3 && (!Op.hasOneUse() || isVectorLoad(V1));
3097   MVT PVT = UseMovddup ? MVT::v2f64 : MVT::v4f32;
3098   MVT VT = Op.getValueType();
3099   if (VT == PVT)
3100     return Op;
3101   DebugLoc dl = Op.getDebugLoc();
3102   unsigned NumElems = PVT.getVectorNumElements();
3103   if (NumElems == 2) {
3104     SDValue Cst = DAG.getTargetConstant(0, MVT::i32);
3105     Mask = DAG.getNode(ISD::BUILD_VECTOR, dl, MVT::v2i32, Cst, Cst);
3106   } else {
3107     assert(NumElems == 4);
3108     SDValue Cst0 = DAG.getTargetConstant(0, MVT::i32);
3109     SDValue Cst1 = DAG.getTargetConstant(1, MVT::i32);
3110     Mask = DAG.getNode(ISD::BUILD_VECTOR, dl, MVT::v4i32,
3111                        Cst0, Cst1, Cst0, Cst1);
3112   }
3113
3114   V1 = DAG.getNode(ISD::BIT_CONVERT, dl, PVT, V1);
3115   SDValue Shuffle = DAG.getNode(ISD::VECTOR_SHUFFLE, dl, PVT, V1,
3116                                 DAG.getUNDEF(PVT), Mask);
3117   return DAG.getNode(ISD::BIT_CONVERT, dl, VT, Shuffle);
3118 }
3119
3120 /// getShuffleVectorZeroOrUndef - Return a vector_shuffle of the specified
3121 /// vector of zero or undef vector.  This produces a shuffle where the low
3122 /// element of V2 is swizzled into the zero/undef vector, landing at element
3123 /// Idx.  This produces a shuffle mask like 4,1,2,3 (idx=0) or  0,1,2,4 (idx=3).
3124 static SDValue getShuffleVectorZeroOrUndef(SDValue V2, unsigned Idx,
3125                                              bool isZero, bool HasSSE2,
3126                                              SelectionDAG &DAG) {
3127   DebugLoc dl = V2.getDebugLoc();
3128   MVT VT = V2.getValueType();
3129   SDValue V1 = isZero
3130     ? getZeroVector(VT, HasSSE2, DAG, dl) : DAG.getUNDEF(VT);
3131   unsigned NumElems = V2.getValueType().getVectorNumElements();
3132   MVT MaskVT = MVT::getIntVectorWithNumElements(NumElems);
3133   MVT EVT = MaskVT.getVectorElementType();
3134   SmallVector<SDValue, 16> MaskVec;
3135   for (unsigned i = 0; i != NumElems; ++i)
3136     if (i == Idx)  // If this is the insertion idx, put the low elt of V2 here.
3137       MaskVec.push_back(DAG.getConstant(NumElems, EVT));
3138     else
3139       MaskVec.push_back(DAG.getConstant(i, EVT));
3140   SDValue Mask = DAG.getNode(ISD::BUILD_VECTOR, dl, MaskVT,
3141                                &MaskVec[0], MaskVec.size());
3142   return DAG.getNode(ISD::VECTOR_SHUFFLE, dl, VT, V1, V2, Mask);
3143 }
3144
3145 /// getNumOfConsecutiveZeros - Return the number of elements in a result of
3146 /// a shuffle that is zero.
3147 static
3148 unsigned getNumOfConsecutiveZeros(SDValue Op, SDValue Mask,
3149                                   unsigned NumElems, bool Low,
3150                                   SelectionDAG &DAG) {
3151   unsigned NumZeros = 0;
3152   for (unsigned i = 0; i < NumElems; ++i) {
3153     unsigned Index = Low ? i : NumElems-i-1;
3154     SDValue Idx = Mask.getOperand(Index);
3155     if (Idx.getOpcode() == ISD::UNDEF) {
3156       ++NumZeros;
3157       continue;
3158     }
3159     SDValue Elt = DAG.getShuffleScalarElt(Op.getNode(), Index);
3160     if (Elt.getNode() && isZeroNode(Elt))
3161       ++NumZeros;
3162     else
3163       break;
3164   }
3165   return NumZeros;
3166 }
3167
3168 /// isVectorShift - Returns true if the shuffle can be implemented as a
3169 /// logical left or right shift of a vector.
3170 static bool isVectorShift(SDValue Op, SDValue Mask, SelectionDAG &DAG,
3171                           bool &isLeft, SDValue &ShVal, unsigned &ShAmt) {
3172   unsigned NumElems = Mask.getNumOperands();
3173
3174   isLeft = true;
3175   unsigned NumZeros= getNumOfConsecutiveZeros(Op, Mask, NumElems, true, DAG);
3176   if (!NumZeros) {
3177     isLeft = false;
3178     NumZeros = getNumOfConsecutiveZeros(Op, Mask, NumElems, false, DAG);
3179     if (!NumZeros)
3180       return false;
3181   }
3182
3183   bool SeenV1 = false;
3184   bool SeenV2 = false;
3185   for (unsigned i = NumZeros; i < NumElems; ++i) {
3186     unsigned Val = isLeft ? (i - NumZeros) : i;
3187     SDValue Idx = Mask.getOperand(isLeft ? i : (i - NumZeros));
3188     if (Idx.getOpcode() == ISD::UNDEF)
3189       continue;
3190     unsigned Index = cast<ConstantSDNode>(Idx)->getZExtValue();
3191     if (Index < NumElems)
3192       SeenV1 = true;
3193     else {
3194       Index -= NumElems;
3195       SeenV2 = true;
3196     }
3197     if (Index != Val)
3198       return false;
3199   }
3200   if (SeenV1 && SeenV2)
3201     return false;
3202
3203   ShVal = SeenV1 ? Op.getOperand(0) : Op.getOperand(1);
3204   ShAmt = NumZeros;
3205   return true;
3206 }
3207
3208
3209 /// LowerBuildVectorv16i8 - Custom lower build_vector of v16i8.
3210 ///
3211 static SDValue LowerBuildVectorv16i8(SDValue Op, unsigned NonZeros,
3212                                        unsigned NumNonZero, unsigned NumZero,
3213                                        SelectionDAG &DAG, TargetLowering &TLI) {
3214   if (NumNonZero > 8)
3215     return SDValue();
3216
3217   DebugLoc dl = Op.getDebugLoc();
3218   SDValue V(0, 0);
3219   bool First = true;
3220   for (unsigned i = 0; i < 16; ++i) {
3221     bool ThisIsNonZero = (NonZeros & (1 << i)) != 0;
3222     if (ThisIsNonZero && First) {
3223       if (NumZero)
3224         V = getZeroVector(MVT::v8i16, true, DAG, dl);
3225       else
3226         V = DAG.getUNDEF(MVT::v8i16);
3227       First = false;
3228     }
3229
3230     if ((i & 1) != 0) {
3231       SDValue ThisElt(0, 0), LastElt(0, 0);
3232       bool LastIsNonZero = (NonZeros & (1 << (i-1))) != 0;
3233       if (LastIsNonZero) {
3234         LastElt = DAG.getNode(ISD::ZERO_EXTEND, dl,
3235                               MVT::i16, Op.getOperand(i-1));
3236       }
3237       if (ThisIsNonZero) {
3238         ThisElt = DAG.getNode(ISD::ZERO_EXTEND, dl, MVT::i16, Op.getOperand(i));
3239         ThisElt = DAG.getNode(ISD::SHL, dl, MVT::i16,
3240                               ThisElt, DAG.getConstant(8, MVT::i8));
3241         if (LastIsNonZero)
3242           ThisElt = DAG.getNode(ISD::OR, dl, MVT::i16, ThisElt, LastElt);
3243       } else
3244         ThisElt = LastElt;
3245
3246       if (ThisElt.getNode())
3247         V = DAG.getNode(ISD::INSERT_VECTOR_ELT, dl, MVT::v8i16, V, ThisElt,
3248                         DAG.getIntPtrConstant(i/2));
3249     }
3250   }
3251
3252   return DAG.getNode(ISD::BIT_CONVERT, dl, MVT::v16i8, V);
3253 }
3254
3255 /// LowerBuildVectorv8i16 - Custom lower build_vector of v8i16.
3256 ///
3257 static SDValue LowerBuildVectorv8i16(SDValue Op, unsigned NonZeros,
3258                                        unsigned NumNonZero, unsigned NumZero,
3259                                        SelectionDAG &DAG, TargetLowering &TLI) {
3260   if (NumNonZero > 4)
3261     return SDValue();
3262
3263   DebugLoc dl = Op.getDebugLoc();
3264   SDValue V(0, 0);
3265   bool First = true;
3266   for (unsigned i = 0; i < 8; ++i) {
3267     bool isNonZero = (NonZeros & (1 << i)) != 0;
3268     if (isNonZero) {
3269       if (First) {
3270         if (NumZero)
3271           V = getZeroVector(MVT::v8i16, true, DAG, dl);
3272         else
3273           V = DAG.getUNDEF(MVT::v8i16);
3274         First = false;
3275       }
3276       V = DAG.getNode(ISD::INSERT_VECTOR_ELT, dl,
3277                       MVT::v8i16, V, Op.getOperand(i),
3278                       DAG.getIntPtrConstant(i));
3279     }
3280   }
3281
3282   return V;
3283 }
3284
3285 /// getVShift - Return a vector logical shift node.
3286 ///
3287 static SDValue getVShift(bool isLeft, MVT VT, SDValue SrcOp,
3288                            unsigned NumBits, SelectionDAG &DAG,
3289                            const TargetLowering &TLI, DebugLoc dl) {
3290   bool isMMX = VT.getSizeInBits() == 64;
3291   MVT ShVT = isMMX ? MVT::v1i64 : MVT::v2i64;
3292   unsigned Opc = isLeft ? X86ISD::VSHL : X86ISD::VSRL;
3293   SrcOp = DAG.getNode(ISD::BIT_CONVERT, dl, ShVT, SrcOp);
3294   return DAG.getNode(ISD::BIT_CONVERT, dl, VT,
3295                      DAG.getNode(Opc, dl, ShVT, SrcOp,
3296                              DAG.getConstant(NumBits, TLI.getShiftAmountTy())));
3297 }
3298
3299 SDValue
3300 X86TargetLowering::LowerBUILD_VECTOR(SDValue Op, SelectionDAG &DAG) {
3301   DebugLoc dl = Op.getDebugLoc();
3302   // All zero's are handled with pxor, all one's are handled with pcmpeqd.
3303   if (ISD::isBuildVectorAllZeros(Op.getNode())
3304       || ISD::isBuildVectorAllOnes(Op.getNode())) {
3305     // Canonicalize this to either <4 x i32> or <2 x i32> (SSE vs MMX) to
3306     // 1) ensure the zero vectors are CSE'd, and 2) ensure that i64 scalars are
3307     // eliminated on x86-32 hosts.
3308     if (Op.getValueType() == MVT::v4i32 || Op.getValueType() == MVT::v2i32)
3309       return Op;
3310
3311     if (ISD::isBuildVectorAllOnes(Op.getNode()))
3312       return getOnesVector(Op.getValueType(), DAG, dl);
3313     return getZeroVector(Op.getValueType(), Subtarget->hasSSE2(), DAG, dl);
3314   }
3315
3316   MVT VT = Op.getValueType();
3317   MVT EVT = VT.getVectorElementType();
3318   unsigned EVTBits = EVT.getSizeInBits();
3319
3320   unsigned NumElems = Op.getNumOperands();
3321   unsigned NumZero  = 0;
3322   unsigned NumNonZero = 0;
3323   unsigned NonZeros = 0;
3324   bool IsAllConstants = true;
3325   SmallSet<SDValue, 8> Values;
3326   for (unsigned i = 0; i < NumElems; ++i) {
3327     SDValue Elt = Op.getOperand(i);
3328     if (Elt.getOpcode() == ISD::UNDEF)
3329       continue;
3330     Values.insert(Elt);
3331     if (Elt.getOpcode() != ISD::Constant &&
3332         Elt.getOpcode() != ISD::ConstantFP)
3333       IsAllConstants = false;
3334     if (isZeroNode(Elt))
3335       NumZero++;
3336     else {
3337       NonZeros |= (1 << i);
3338       NumNonZero++;
3339     }
3340   }
3341
3342   if (NumNonZero == 0) {
3343     // All undef vector. Return an UNDEF.  All zero vectors were handled above.
3344     return DAG.getUNDEF(VT);
3345   }
3346
3347   // Special case for single non-zero, non-undef, element.
3348   if (NumNonZero == 1 && NumElems <= 4) {
3349     unsigned Idx = CountTrailingZeros_32(NonZeros);
3350     SDValue Item = Op.getOperand(Idx);
3351
3352     // If this is an insertion of an i64 value on x86-32, and if the top bits of
3353     // the value are obviously zero, truncate the value to i32 and do the
3354     // insertion that way.  Only do this if the value is non-constant or if the
3355     // value is a constant being inserted into element 0.  It is cheaper to do
3356     // a constant pool load than it is to do a movd + shuffle.
3357     if (EVT == MVT::i64 && !Subtarget->is64Bit() &&
3358         (!IsAllConstants || Idx == 0)) {
3359       if (DAG.MaskedValueIsZero(Item, APInt::getBitsSet(64, 32, 64))) {
3360         // Handle MMX and SSE both.
3361         MVT VecVT = VT == MVT::v2i64 ? MVT::v4i32 : MVT::v2i32;
3362         unsigned VecElts = VT == MVT::v2i64 ? 4 : 2;
3363
3364         // Truncate the value (which may itself be a constant) to i32, and
3365         // convert it to a vector with movd (S2V+shuffle to zero extend).
3366         Item = DAG.getNode(ISD::TRUNCATE, dl, MVT::i32, Item);
3367         Item = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, VecVT, Item);
3368         Item = getShuffleVectorZeroOrUndef(Item, 0, true,
3369                                            Subtarget->hasSSE2(), DAG);
3370
3371         // Now we have our 32-bit value zero extended in the low element of
3372         // a vector.  If Idx != 0, swizzle it into place.
3373         if (Idx != 0) {
3374           SDValue Ops[] = {
3375             Item, DAG.getUNDEF(Item.getValueType()),
3376             getSwapEltZeroMask(VecElts, Idx, DAG, dl)
3377           };
3378           Item = DAG.getNode(ISD::VECTOR_SHUFFLE, dl, VecVT, Ops, 3);
3379         }
3380         return DAG.getNode(ISD::BIT_CONVERT, dl, Op.getValueType(), Item);
3381       }
3382     }
3383
3384     // If we have a constant or non-constant insertion into the low element of
3385     // a vector, we can do this with SCALAR_TO_VECTOR + shuffle of zero into
3386     // the rest of the elements.  This will be matched as movd/movq/movss/movsd
3387     // depending on what the source datatype is.  Because we can only get here
3388     // when NumElems <= 4, this only needs to handle i32/f32/i64/f64.
3389     if (Idx == 0 &&
3390         // Don't do this for i64 values on x86-32.
3391         (EVT != MVT::i64 || Subtarget->is64Bit())) {
3392       Item = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, VT, Item);
3393       // Turn it into a MOVL (i.e. movss, movsd, or movd) to a zero vector.
3394       return getShuffleVectorZeroOrUndef(Item, 0, NumZero > 0,
3395                                          Subtarget->hasSSE2(), DAG);
3396     }
3397
3398     // Is it a vector logical left shift?
3399     if (NumElems == 2 && Idx == 1 &&
3400         isZeroNode(Op.getOperand(0)) && !isZeroNode(Op.getOperand(1))) {
3401       unsigned NumBits = VT.getSizeInBits();
3402       return getVShift(true, VT,
3403                        DAG.getNode(ISD::SCALAR_TO_VECTOR, dl,
3404                                    VT, Op.getOperand(1)),
3405                        NumBits/2, DAG, *this, dl);
3406     }
3407
3408     if (IsAllConstants) // Otherwise, it's better to do a constpool load.
3409       return SDValue();
3410
3411     // Otherwise, if this is a vector with i32 or f32 elements, and the element
3412     // is a non-constant being inserted into an element other than the low one,
3413     // we can't use a constant pool load.  Instead, use SCALAR_TO_VECTOR (aka
3414     // movd/movss) to move this into the low element, then shuffle it into
3415     // place.
3416     if (EVTBits == 32) {
3417       Item = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, VT, Item);
3418
3419       // Turn it into a shuffle of zero and zero-extended scalar to vector.
3420       Item = getShuffleVectorZeroOrUndef(Item, 0, NumZero > 0,
3421                                          Subtarget->hasSSE2(), DAG);
3422       MVT MaskVT  = MVT::getIntVectorWithNumElements(NumElems);
3423       MVT MaskEVT = MaskVT.getVectorElementType();
3424       SmallVector<SDValue, 8> MaskVec;
3425       for (unsigned i = 0; i < NumElems; i++)
3426         MaskVec.push_back(DAG.getConstant((i == Idx) ? 0 : 1, MaskEVT));
3427       SDValue Mask = DAG.getNode(ISD::BUILD_VECTOR, dl, MaskVT,
3428                                    &MaskVec[0], MaskVec.size());
3429       return DAG.getNode(ISD::VECTOR_SHUFFLE, dl, VT, Item,
3430                          DAG.getUNDEF(VT), Mask);
3431     }
3432   }
3433
3434   // Splat is obviously ok. Let legalizer expand it to a shuffle.
3435   if (Values.size() == 1)
3436     return SDValue();
3437
3438   // A vector full of immediates; various special cases are already
3439   // handled, so this is best done with a single constant-pool load.
3440   if (IsAllConstants)
3441     return SDValue();
3442
3443   // Let legalizer expand 2-wide build_vectors.
3444   if (EVTBits == 64) {
3445     if (NumNonZero == 1) {
3446       // One half is zero or undef.
3447       unsigned Idx = CountTrailingZeros_32(NonZeros);
3448       SDValue V2 = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, VT,
3449                                  Op.getOperand(Idx));
3450       return getShuffleVectorZeroOrUndef(V2, Idx, true,
3451                                          Subtarget->hasSSE2(), DAG);
3452     }
3453     return SDValue();
3454   }
3455
3456   // If element VT is < 32 bits, convert it to inserts into a zero vector.
3457   if (EVTBits == 8 && NumElems == 16) {
3458     SDValue V = LowerBuildVectorv16i8(Op, NonZeros,NumNonZero,NumZero, DAG,
3459                                         *this);
3460     if (V.getNode()) return V;
3461   }
3462
3463   if (EVTBits == 16 && NumElems == 8) {
3464     SDValue V = LowerBuildVectorv8i16(Op, NonZeros,NumNonZero,NumZero, DAG,
3465                                         *this);
3466     if (V.getNode()) return V;
3467   }
3468
3469   // If element VT is == 32 bits, turn it into a number of shuffles.
3470   SmallVector<SDValue, 8> V;
3471   V.resize(NumElems);
3472   if (NumElems == 4 && NumZero > 0) {
3473     for (unsigned i = 0; i < 4; ++i) {
3474       bool isZero = !(NonZeros & (1 << i));
3475       if (isZero)
3476         V[i] = getZeroVector(VT, Subtarget->hasSSE2(), DAG, dl);
3477       else
3478         V[i] = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, VT, Op.getOperand(i));
3479     }
3480
3481     for (unsigned i = 0; i < 2; ++i) {
3482       switch ((NonZeros & (0x3 << i*2)) >> (i*2)) {
3483         default: break;
3484         case 0:
3485           V[i] = V[i*2];  // Must be a zero vector.
3486           break;
3487         case 1:
3488           V[i] = DAG.getNode(ISD::VECTOR_SHUFFLE, dl, VT, V[i*2+1], V[i*2],
3489                              getMOVLMask(NumElems, DAG, dl));
3490           break;
3491         case 2:
3492           V[i] = DAG.getNode(ISD::VECTOR_SHUFFLE, dl, VT, V[i*2], V[i*2+1],
3493                              getMOVLMask(NumElems, DAG, dl));
3494           break;
3495         case 3:
3496           V[i] = DAG.getNode(ISD::VECTOR_SHUFFLE, dl, VT, V[i*2], V[i*2+1],
3497                              getUnpacklMask(NumElems, DAG, dl));
3498           break;
3499       }
3500     }
3501
3502     MVT MaskVT = MVT::getIntVectorWithNumElements(NumElems);
3503     MVT EVT = MaskVT.getVectorElementType();
3504     SmallVector<SDValue, 8> MaskVec;
3505     bool Reverse = (NonZeros & 0x3) == 2;
3506     for (unsigned i = 0; i < 2; ++i)
3507       if (Reverse)
3508         MaskVec.push_back(DAG.getConstant(1-i, EVT));
3509       else
3510         MaskVec.push_back(DAG.getConstant(i, EVT));
3511     Reverse = ((NonZeros & (0x3 << 2)) >> 2) == 2;
3512     for (unsigned i = 0; i < 2; ++i)
3513       if (Reverse)
3514         MaskVec.push_back(DAG.getConstant(1-i+NumElems, EVT));
3515       else
3516         MaskVec.push_back(DAG.getConstant(i+NumElems, EVT));
3517     SDValue ShufMask = DAG.getNode(ISD::BUILD_VECTOR, dl, MaskVT,
3518                                      &MaskVec[0], MaskVec.size());
3519     return DAG.getNode(ISD::VECTOR_SHUFFLE, dl, VT, V[0], V[1], ShufMask);
3520   }
3521
3522   if (Values.size() > 2) {
3523     // Expand into a number of unpckl*.
3524     // e.g. for v4f32
3525     //   Step 1: unpcklps 0, 2 ==> X: <?, ?, 2, 0>
3526     //         : unpcklps 1, 3 ==> Y: <?, ?, 3, 1>
3527     //   Step 2: unpcklps X, Y ==>    <3, 2, 1, 0>
3528     SDValue UnpckMask = getUnpacklMask(NumElems, DAG, dl);
3529     for (unsigned i = 0; i < NumElems; ++i)
3530       V[i] = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, VT, Op.getOperand(i));
3531     NumElems >>= 1;
3532     while (NumElems != 0) {
3533       for (unsigned i = 0; i < NumElems; ++i)
3534         V[i] = DAG.getNode(ISD::VECTOR_SHUFFLE, dl, VT, V[i], V[i + NumElems],
3535                            UnpckMask);
3536       NumElems >>= 1;
3537     }
3538     return V[0];
3539   }
3540
3541   return SDValue();
3542 }
3543
3544 // v8i16 shuffles - Prefer shuffles in the following order:
3545 // 1. [all]   pshuflw, pshufhw, optional move
3546 // 2. [ssse3] 1 x pshufb
3547 // 3. [ssse3] 2 x pshufb + 1 x por
3548 // 4. [all]   mov + pshuflw + pshufhw + N x (pextrw + pinsrw)
3549 static
3550 SDValue LowerVECTOR_SHUFFLEv8i16(SDValue V1, SDValue V2,
3551                                  SDValue PermMask, SelectionDAG &DAG,
3552                                  X86TargetLowering &TLI, DebugLoc dl) {
3553   SmallVector<SDValue, 8> MaskElts(PermMask.getNode()->op_begin(),
3554                                    PermMask.getNode()->op_end());
3555   SmallVector<int, 8> MaskVals;
3556
3557   // Determine if more than 1 of the words in each of the low and high quadwords
3558   // of the result come from the same quadword of one of the two inputs.  Undef
3559   // mask values count as coming from any quadword, for better codegen.
3560   SmallVector<unsigned, 4> LoQuad(4);
3561   SmallVector<unsigned, 4> HiQuad(4);
3562   BitVector InputQuads(4);
3563   for (unsigned i = 0; i < 8; ++i) {
3564     SmallVectorImpl<unsigned> &Quad = i < 4 ? LoQuad : HiQuad;
3565     SDValue Elt = MaskElts[i];
3566     int EltIdx = Elt.getOpcode() == ISD::UNDEF ? -1 : 
3567                  cast<ConstantSDNode>(Elt)->getZExtValue();
3568     MaskVals.push_back(EltIdx);
3569     if (EltIdx < 0) {
3570       ++Quad[0];
3571       ++Quad[1];
3572       ++Quad[2];
3573       ++Quad[3];
3574       continue;
3575     }
3576     ++Quad[EltIdx / 4];
3577     InputQuads.set(EltIdx / 4);
3578   }
3579
3580   int BestLoQuad = -1;
3581   unsigned MaxQuad = 1;
3582   for (unsigned i = 0; i < 4; ++i) {
3583     if (LoQuad[i] > MaxQuad) {
3584       BestLoQuad = i;
3585       MaxQuad = LoQuad[i];
3586     }
3587   }
3588
3589   int BestHiQuad = -1;
3590   MaxQuad = 1;
3591   for (unsigned i = 0; i < 4; ++i) {
3592     if (HiQuad[i] > MaxQuad) {
3593       BestHiQuad = i;
3594       MaxQuad = HiQuad[i];
3595     }
3596   }
3597
3598   // For SSSE3, If all 8 words of the result come from only 1 quadword of each
3599   // of the two input vectors, shuffle them into one input vector so only a 
3600   // single pshufb instruction is necessary. If There are more than 2 input
3601   // quads, disable the next transformation since it does not help SSSE3.
3602   bool V1Used = InputQuads[0] || InputQuads[1];
3603   bool V2Used = InputQuads[2] || InputQuads[3];
3604   if (TLI.getSubtarget()->hasSSSE3()) {
3605     if (InputQuads.count() == 2 && V1Used && V2Used) {
3606       BestLoQuad = InputQuads.find_first();
3607       BestHiQuad = InputQuads.find_next(BestLoQuad);
3608     }
3609     if (InputQuads.count() > 2) {
3610       BestLoQuad = -1;
3611       BestHiQuad = -1;
3612     }
3613   }
3614
3615   // If BestLoQuad or BestHiQuad are set, shuffle the quads together and update
3616   // the shuffle mask.  If a quad is scored as -1, that means that it contains
3617   // words from all 4 input quadwords.
3618   SDValue NewV;
3619   if (BestLoQuad >= 0 || BestHiQuad >= 0) {
3620     SmallVector<SDValue,8> MaskV;
3621     MaskV.push_back(DAG.getConstant(BestLoQuad < 0 ? 0 : BestLoQuad, MVT::i64));
3622     MaskV.push_back(DAG.getConstant(BestHiQuad < 0 ? 1 : BestHiQuad, MVT::i64));
3623     SDValue Mask = DAG.getNode(ISD::BUILD_VECTOR, dl, MVT::v2i64, &MaskV[0], 2);
3624     
3625     NewV = DAG.getNode(ISD::VECTOR_SHUFFLE, dl, MVT::v2i64,
3626                      DAG.getNode(ISD::BIT_CONVERT, dl, MVT::v2i64, V1),
3627                      DAG.getNode(ISD::BIT_CONVERT, dl, MVT::v2i64, V2), Mask);
3628     NewV = DAG.getNode(ISD::BIT_CONVERT, dl, MVT::v8i16, NewV);
3629
3630     // Rewrite the MaskVals and assign NewV to V1 if NewV now contains all the
3631     // source words for the shuffle, to aid later transformations.
3632     bool AllWordsInNewV = true;
3633     bool InOrder[2] = { true, true };
3634     for (unsigned i = 0; i != 8; ++i) {
3635       int idx = MaskVals[i];
3636       if (idx != (int)i)
3637         InOrder[i/4] = false;
3638       if (idx < 0 || (idx/4) == BestLoQuad || (idx/4) == BestHiQuad)
3639         continue;
3640       AllWordsInNewV = false;
3641       break;
3642     }
3643
3644     bool pshuflw = AllWordsInNewV, pshufhw = AllWordsInNewV;
3645     if (AllWordsInNewV) {
3646       for (int i = 0; i != 8; ++i) {
3647         int idx = MaskVals[i];
3648         if (idx < 0)
3649           continue;
3650         idx = MaskVals[i] = (idx / 4) == BestLoQuad ? (idx & 3) : (idx & 3) + 4; 
3651         if ((idx != i) && idx < 4)
3652           pshufhw = false;
3653         if ((idx != i) && idx > 3)
3654           pshuflw = false;
3655       }
3656       V1 = NewV;
3657       V2Used = false;
3658       BestLoQuad = 0;
3659       BestHiQuad = 1;
3660     }
3661
3662     // If we've eliminated the use of V2, and the new mask is a pshuflw or
3663     // pshufhw, that's as cheap as it gets.  Return the new shuffle.
3664     if ((pshufhw && InOrder[0]) || (pshuflw && InOrder[1])) {
3665       MaskV.clear();
3666       for (unsigned i = 0; i != 8; ++i)
3667         MaskV.push_back((MaskVals[i] < 0) ? DAG.getUNDEF(MVT::i16)
3668                                           : DAG.getConstant(MaskVals[i],
3669                                                             MVT::i16));
3670       return DAG.getNode(ISD::VECTOR_SHUFFLE, dl, MVT::v8i16, NewV, 
3671                          DAG.getUNDEF(MVT::v8i16), 
3672                          DAG.getNode(ISD::BUILD_VECTOR, dl, MVT::v8i16,
3673                                      &MaskV[0], 8));
3674     }
3675   }
3676   
3677   // If we have SSSE3, and all words of the result are from 1 input vector,
3678   // case 2 is generated, otherwise case 3 is generated.  If no SSSE3
3679   // is present, fall back to case 4.
3680   if (TLI.getSubtarget()->hasSSSE3()) {
3681     SmallVector<SDValue,16> pshufbMask;
3682     
3683     // If we have elements from both input vectors, set the high bit of the
3684     // shuffle mask element to zero out elements that come from V2 in the V1 
3685     // mask, and elements that come from V1 in the V2 mask, so that the two
3686     // results can be OR'd together.
3687     bool TwoInputs = V1Used && V2Used;
3688     for (unsigned i = 0; i != 8; ++i) {
3689       int EltIdx = MaskVals[i] * 2;
3690       if (TwoInputs && (EltIdx >= 16)) {
3691         pshufbMask.push_back(DAG.getConstant(0x80, MVT::i8));
3692         pshufbMask.push_back(DAG.getConstant(0x80, MVT::i8));
3693         continue;
3694       }
3695       pshufbMask.push_back(DAG.getConstant(EltIdx,   MVT::i8));
3696       pshufbMask.push_back(DAG.getConstant(EltIdx+1, MVT::i8));
3697     }
3698     V1 = DAG.getNode(ISD::BIT_CONVERT, dl, MVT::v16i8, V1);
3699     V1 = DAG.getNode(X86ISD::PSHUFB, dl, MVT::v16i8, V1, 
3700                      DAG.getNode(ISD::BUILD_VECTOR, dl,
3701                                  MVT::v16i8, &pshufbMask[0], 16));
3702     if (!TwoInputs)
3703       return DAG.getNode(ISD::BIT_CONVERT, dl, MVT::v8i16, V1);
3704     
3705     // Calculate the shuffle mask for the second input, shuffle it, and
3706     // OR it with the first shuffled input.
3707     pshufbMask.clear();
3708     for (unsigned i = 0; i != 8; ++i) {
3709       int EltIdx = MaskVals[i] * 2;
3710       if (EltIdx < 16) {
3711         pshufbMask.push_back(DAG.getConstant(0x80, MVT::i8));
3712         pshufbMask.push_back(DAG.getConstant(0x80, MVT::i8));
3713         continue;
3714       }
3715       pshufbMask.push_back(DAG.getConstant(EltIdx - 16, MVT::i8));
3716       pshufbMask.push_back(DAG.getConstant(EltIdx - 15, MVT::i8));
3717     }
3718     V2 = DAG.getNode(ISD::BIT_CONVERT, dl, MVT::v16i8, V2);
3719     V2 = DAG.getNode(X86ISD::PSHUFB, dl, MVT::v16i8, V2, 
3720                      DAG.getNode(ISD::BUILD_VECTOR, dl,
3721                                  MVT::v16i8, &pshufbMask[0], 16));
3722     V1 = DAG.getNode(ISD::OR, dl, MVT::v16i8, V1, V2);
3723     return DAG.getNode(ISD::BIT_CONVERT, dl, MVT::v8i16, V1);
3724   }
3725
3726   // If BestLoQuad >= 0, generate a pshuflw to put the low elements in order,
3727   // and update MaskVals with new element order.
3728   BitVector InOrder(8);
3729   if (BestLoQuad >= 0) {
3730     SmallVector<SDValue, 8> MaskV;
3731     for (int i = 0; i != 4; ++i) {
3732       int idx = MaskVals[i];
3733       if (idx < 0) {
3734         MaskV.push_back(DAG.getUNDEF(MVT::i16));
3735         InOrder.set(i);
3736       } else if ((idx / 4) == BestLoQuad) {
3737         MaskV.push_back(DAG.getConstant(idx & 3, MVT::i16));
3738         InOrder.set(i);
3739       } else {
3740         MaskV.push_back(DAG.getUNDEF(MVT::i16));
3741       }
3742     }
3743     for (unsigned i = 4; i != 8; ++i)
3744       MaskV.push_back(DAG.getConstant(i, MVT::i16));
3745     NewV = DAG.getNode(ISD::VECTOR_SHUFFLE, dl, MVT::v8i16, NewV,
3746                        DAG.getUNDEF(MVT::v8i16),
3747                        DAG.getNode(ISD::BUILD_VECTOR, dl,
3748                                    MVT::v8i16, &MaskV[0], 8));
3749   }
3750   
3751   // If BestHi >= 0, generate a pshufhw to put the high elements in order,
3752   // and update MaskVals with the new element order.
3753   if (BestHiQuad >= 0) {
3754     SmallVector<SDValue, 8> MaskV;
3755     for (unsigned i = 0; i != 4; ++i)
3756       MaskV.push_back(DAG.getConstant(i, MVT::i16));
3757     for (unsigned i = 4; i != 8; ++i) {
3758       int idx = MaskVals[i];
3759       if (idx < 0) {
3760         MaskV.push_back(DAG.getUNDEF(MVT::i16));
3761         InOrder.set(i);
3762       } else if ((idx / 4) == BestHiQuad) {
3763         MaskV.push_back(DAG.getConstant((idx & 3) + 4, MVT::i16));
3764         InOrder.set(i);
3765       } else {
3766         MaskV.push_back(DAG.getUNDEF(MVT::i16));
3767       }
3768     }
3769     NewV = DAG.getNode(ISD::VECTOR_SHUFFLE, dl, MVT::v8i16, NewV,
3770                        DAG.getUNDEF(MVT::v8i16),
3771                        DAG.getNode(ISD::BUILD_VECTOR, dl,
3772                                    MVT::v8i16, &MaskV[0], 8));
3773   }
3774   
3775   // In case BestHi & BestLo were both -1, which means each quadword has a word
3776   // from each of the four input quadwords, calculate the InOrder bitvector now
3777   // before falling through to the insert/extract cleanup.
3778   if (BestLoQuad == -1 && BestHiQuad == -1) {
3779     NewV = V1;
3780     for (int i = 0; i != 8; ++i)
3781       if (MaskVals[i] < 0 || MaskVals[i] == i)
3782         InOrder.set(i);
3783   }
3784   
3785   // The other elements are put in the right place using pextrw and pinsrw.
3786   for (unsigned i = 0; i != 8; ++i) {
3787     if (InOrder[i])
3788       continue;
3789     int EltIdx = MaskVals[i];
3790     if (EltIdx < 0)
3791       continue;
3792     SDValue ExtOp = (EltIdx < 8)
3793     ? DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::i16, V1,
3794                   DAG.getIntPtrConstant(EltIdx))
3795     : DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::i16, V2,
3796                   DAG.getIntPtrConstant(EltIdx - 8));
3797     NewV = DAG.getNode(ISD::INSERT_VECTOR_ELT, dl, MVT::v8i16, NewV, ExtOp,
3798                        DAG.getIntPtrConstant(i));
3799   }
3800   return NewV;
3801 }
3802
3803 // v16i8 shuffles - Prefer shuffles in the following order:
3804 // 1. [ssse3] 1 x pshufb
3805 // 2. [ssse3] 2 x pshufb + 1 x por
3806 // 3. [all]   v8i16 shuffle + N x pextrw + rotate + pinsrw
3807 static
3808 SDValue LowerVECTOR_SHUFFLEv16i8(SDValue V1, SDValue V2,
3809                                  SDValue PermMask, SelectionDAG &DAG,
3810                                  X86TargetLowering &TLI, DebugLoc dl) {
3811   SmallVector<SDValue, 16> MaskElts(PermMask.getNode()->op_begin(),
3812                                     PermMask.getNode()->op_end());
3813   SmallVector<int, 16> MaskVals;
3814   
3815   // If we have SSSE3, case 1 is generated when all result bytes come from
3816   // one of  the inputs.  Otherwise, case 2 is generated.  If no SSSE3 is 
3817   // present, fall back to case 3.
3818   // FIXME: kill V2Only once shuffles are canonizalized by getNode.
3819   bool V1Only = true;
3820   bool V2Only = true;
3821   for (unsigned i = 0; i < 16; ++i) {
3822     SDValue Elt = MaskElts[i];
3823     int EltIdx = Elt.getOpcode() == ISD::UNDEF ? -1 : 
3824                  cast<ConstantSDNode>(Elt)->getZExtValue();
3825     MaskVals.push_back(EltIdx);
3826     if (EltIdx < 0)
3827       continue;
3828     if (EltIdx < 16)
3829       V2Only = false;
3830     else
3831       V1Only = false;
3832   }
3833   
3834   // If SSSE3, use 1 pshufb instruction per vector with elements in the result.
3835   if (TLI.getSubtarget()->hasSSSE3()) {
3836     SmallVector<SDValue,16> pshufbMask;
3837     
3838     // If all result elements are from one input vector, then only translate
3839     // undef mask values to 0x80 (zero out result) in the pshufb mask. 
3840     //
3841     // Otherwise, we have elements from both input vectors, and must zero out
3842     // elements that come from V2 in the first mask, and V1 in the second mask
3843     // so that we can OR them together.
3844     bool TwoInputs = !(V1Only || V2Only);
3845     for (unsigned i = 0; i != 16; ++i) {
3846       int EltIdx = MaskVals[i];
3847       if (EltIdx < 0 || (TwoInputs && EltIdx >= 16)) {
3848         pshufbMask.push_back(DAG.getConstant(0x80, MVT::i8));
3849         continue;
3850       }
3851       pshufbMask.push_back(DAG.getConstant(EltIdx, MVT::i8));
3852     }
3853     // If all the elements are from V2, assign it to V1 and return after
3854     // building the first pshufb.
3855     if (V2Only)
3856       V1 = V2;
3857     V1 = DAG.getNode(X86ISD::PSHUFB, dl, MVT::v16i8, V1,
3858                      DAG.getNode(ISD::BUILD_VECTOR, dl,
3859                                  MVT::v16i8, &pshufbMask[0], 16));
3860     if (!TwoInputs)
3861       return V1;
3862     
3863     // Calculate the shuffle mask for the second input, shuffle it, and
3864     // OR it with the first shuffled input.
3865     pshufbMask.clear();
3866     for (unsigned i = 0; i != 16; ++i) {
3867       int EltIdx = MaskVals[i];
3868       if (EltIdx < 16) {
3869         pshufbMask.push_back(DAG.getConstant(0x80, MVT::i8));
3870         continue;
3871       }
3872       pshufbMask.push_back(DAG.getConstant(EltIdx - 16, MVT::i8));
3873     }
3874     V2 = DAG.getNode(X86ISD::PSHUFB, dl, MVT::v16i8, V2,
3875                      DAG.getNode(ISD::BUILD_VECTOR, dl,
3876                                  MVT::v16i8, &pshufbMask[0], 16));
3877     return DAG.getNode(ISD::OR, dl, MVT::v16i8, V1, V2);
3878   }
3879   
3880   // No SSSE3 - Calculate in place words and then fix all out of place words
3881   // With 0-16 extracts & inserts.  Worst case is 16 bytes out of order from
3882   // the 16 different words that comprise the two doublequadword input vectors.
3883   V1 = DAG.getNode(ISD::BIT_CONVERT, dl, MVT::v8i16, V1);
3884   V2 = DAG.getNode(ISD::BIT_CONVERT, dl, MVT::v8i16, V2);
3885   SDValue NewV = V2Only ? V2 : V1;
3886   for (int i = 0; i != 8; ++i) {
3887     int Elt0 = MaskVals[i*2];
3888     int Elt1 = MaskVals[i*2+1];
3889     
3890     // This word of the result is all undef, skip it.
3891     if (Elt0 < 0 && Elt1 < 0)
3892       continue;
3893     
3894     // This word of the result is already in the correct place, skip it.
3895     if (V1Only && (Elt0 == i*2) && (Elt1 == i*2+1))
3896       continue;
3897     if (V2Only && (Elt0 == i*2+16) && (Elt1 == i*2+17))
3898       continue;
3899     
3900     SDValue Elt0Src = Elt0 < 16 ? V1 : V2;
3901     SDValue Elt1Src = Elt1 < 16 ? V1 : V2;
3902     SDValue InsElt;
3903     
3904     // If Elt1 is defined, extract it from the appropriate source.  If the
3905     // source byte is not also odd, shift the extracted word left 8 bits.
3906     if (Elt1 >= 0) {
3907       InsElt = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::i16, Elt1Src,
3908                            DAG.getIntPtrConstant(Elt1 / 2));
3909       if ((Elt1 & 1) == 0)
3910         InsElt = DAG.getNode(ISD::SHL, dl, MVT::i16, InsElt,
3911                              DAG.getConstant(8, TLI.getShiftAmountTy()));
3912     }
3913     // If Elt0 is defined, extract it from the appropriate source.  If the
3914     // source byte is not also even, shift the extracted word right 8 bits. If
3915     // Elt1 was also defined, OR the extracted values together before
3916     // inserting them in the result.
3917     if (Elt0 >= 0) {
3918       SDValue InsElt0 = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::i16,
3919                                     Elt0Src, DAG.getIntPtrConstant(Elt0 / 2));
3920       if ((Elt0 & 1) != 0)
3921         InsElt0 = DAG.getNode(ISD::SRL, dl, MVT::i16, InsElt0,
3922                               DAG.getConstant(8, TLI.getShiftAmountTy()));
3923       InsElt = Elt1 >= 0 ? DAG.getNode(ISD::OR, dl, MVT::i16, InsElt, InsElt0)
3924                          : InsElt0;
3925     }
3926     NewV = DAG.getNode(ISD::INSERT_VECTOR_ELT, dl, MVT::v8i16, NewV, InsElt,
3927                        DAG.getIntPtrConstant(i));
3928   }
3929   return DAG.getNode(ISD::BIT_CONVERT, dl, MVT::v16i8, NewV);
3930 }
3931
3932 /// RewriteAsNarrowerShuffle - Try rewriting v8i16 and v16i8 shuffles as 4 wide
3933 /// ones, or rewriting v4i32 / v2f32 as 2 wide ones if possible. This can be
3934 /// done when every pair / quad of shuffle mask elements point to elements in
3935 /// the right sequence. e.g.
3936 /// vector_shuffle <>, <>, < 3, 4, | 10, 11, | 0, 1, | 14, 15>
3937 static
3938 SDValue RewriteAsNarrowerShuffle(SDValue V1, SDValue V2,
3939                                 MVT VT,
3940                                 SDValue PermMask, SelectionDAG &DAG,
3941                                 TargetLowering &TLI, DebugLoc dl) {
3942   unsigned NumElems = PermMask.getNumOperands();
3943   unsigned NewWidth = (NumElems == 4) ? 2 : 4;
3944   MVT MaskVT = MVT::getIntVectorWithNumElements(NewWidth);
3945   MVT MaskEltVT = MaskVT.getVectorElementType();
3946   MVT NewVT = MaskVT;
3947   switch (VT.getSimpleVT()) {
3948   default: assert(false && "Unexpected!");
3949   case MVT::v4f32: NewVT = MVT::v2f64; break;
3950   case MVT::v4i32: NewVT = MVT::v2i64; break;
3951   case MVT::v8i16: NewVT = MVT::v4i32; break;
3952   case MVT::v16i8: NewVT = MVT::v4i32; break;
3953   }
3954
3955   if (NewWidth == 2) {
3956     if (VT.isInteger())
3957       NewVT = MVT::v2i64;
3958     else
3959       NewVT = MVT::v2f64;
3960   }
3961   unsigned Scale = NumElems / NewWidth;
3962   SmallVector<SDValue, 8> MaskVec;
3963   for (unsigned i = 0; i < NumElems; i += Scale) {
3964     unsigned StartIdx = ~0U;
3965     for (unsigned j = 0; j < Scale; ++j) {
3966       SDValue Elt = PermMask.getOperand(i+j);
3967       if (Elt.getOpcode() == ISD::UNDEF)
3968         continue;
3969       unsigned EltIdx = cast<ConstantSDNode>(Elt)->getZExtValue();
3970       if (StartIdx == ~0U)
3971         StartIdx = EltIdx - (EltIdx % Scale);
3972       if (EltIdx != StartIdx + j)
3973         return SDValue();
3974     }
3975     if (StartIdx == ~0U)
3976       MaskVec.push_back(DAG.getUNDEF(MaskEltVT));
3977     else
3978       MaskVec.push_back(DAG.getConstant(StartIdx / Scale, MaskEltVT));
3979   }
3980
3981   V1 = DAG.getNode(ISD::BIT_CONVERT, dl, NewVT, V1);
3982   V2 = DAG.getNode(ISD::BIT_CONVERT, dl, NewVT, V2);
3983   return DAG.getNode(ISD::VECTOR_SHUFFLE, dl, NewVT, V1, V2,
3984                      DAG.getNode(ISD::BUILD_VECTOR, dl, MaskVT,
3985                                  &MaskVec[0], MaskVec.size()));
3986 }
3987
3988 /// getVZextMovL - Return a zero-extending vector move low node.
3989 ///
3990 static SDValue getVZextMovL(MVT VT, MVT OpVT,
3991                               SDValue SrcOp, SelectionDAG &DAG,
3992                               const X86Subtarget *Subtarget, DebugLoc dl) {
3993   if (VT == MVT::v2f64 || VT == MVT::v4f32) {
3994     LoadSDNode *LD = NULL;
3995     if (!isScalarLoadToVector(SrcOp.getNode(), &LD))
3996       LD = dyn_cast<LoadSDNode>(SrcOp);
3997     if (!LD) {
3998       // movssrr and movsdrr do not clear top bits. Try to use movd, movq
3999       // instead.
4000       MVT EVT = (OpVT == MVT::v2f64) ? MVT::i64 : MVT::i32;
4001       if ((EVT != MVT::i64 || Subtarget->is64Bit()) &&
4002           SrcOp.getOpcode() == ISD::SCALAR_TO_VECTOR &&
4003           SrcOp.getOperand(0).getOpcode() == ISD::BIT_CONVERT &&
4004           SrcOp.getOperand(0).getOperand(0).getValueType() == EVT) {
4005         // PR2108
4006         OpVT = (OpVT == MVT::v2f64) ? MVT::v2i64 : MVT::v4i32;
4007         return DAG.getNode(ISD::BIT_CONVERT, dl, VT,
4008                            DAG.getNode(X86ISD::VZEXT_MOVL, dl, OpVT,
4009                                        DAG.getNode(ISD::SCALAR_TO_VECTOR, dl,
4010                                                    OpVT,
4011                                                    SrcOp.getOperand(0)
4012                                                           .getOperand(0))));
4013       }
4014     }
4015   }
4016
4017   return DAG.getNode(ISD::BIT_CONVERT, dl, VT,
4018                      DAG.getNode(X86ISD::VZEXT_MOVL, dl, OpVT,
4019                                  DAG.getNode(ISD::BIT_CONVERT, dl,
4020                                              OpVT, SrcOp)));
4021 }
4022
4023 /// LowerVECTOR_SHUFFLE_4wide - Handle all 4 wide cases with a number of
4024 /// shuffles.
4025 static SDValue
4026 LowerVECTOR_SHUFFLE_4wide(SDValue V1, SDValue V2,
4027                           SDValue PermMask, MVT VT, SelectionDAG &DAG,
4028                           DebugLoc dl) {
4029   MVT MaskVT = PermMask.getValueType();
4030   MVT MaskEVT = MaskVT.getVectorElementType();
4031   SmallVector<std::pair<int, int>, 8> Locs;
4032   Locs.resize(4);
4033   SmallVector<SDValue, 8> Mask1(4, DAG.getUNDEF(MaskEVT));
4034   unsigned NumHi = 0;
4035   unsigned NumLo = 0;
4036   for (unsigned i = 0; i != 4; ++i) {
4037     SDValue Elt = PermMask.getOperand(i);
4038     if (Elt.getOpcode() == ISD::UNDEF) {
4039       Locs[i] = std::make_pair(-1, -1);
4040     } else {
4041       unsigned Val = cast<ConstantSDNode>(Elt)->getZExtValue();
4042       assert(Val < 8 && "Invalid VECTOR_SHUFFLE index!");
4043       if (Val < 4) {
4044         Locs[i] = std::make_pair(0, NumLo);
4045         Mask1[NumLo] = Elt;
4046         NumLo++;
4047       } else {
4048         Locs[i] = std::make_pair(1, NumHi);
4049         if (2+NumHi < 4)
4050           Mask1[2+NumHi] = Elt;
4051         NumHi++;
4052       }
4053     }
4054   }
4055
4056   if (NumLo <= 2 && NumHi <= 2) {
4057     // If no more than two elements come from either vector. This can be
4058     // implemented with two shuffles. First shuffle gather the elements.
4059     // The second shuffle, which takes the first shuffle as both of its
4060     // vector operands, put the elements into the right order.
4061     V1 = DAG.getNode(ISD::VECTOR_SHUFFLE, dl, VT, V1, V2,
4062                      DAG.getNode(ISD::BUILD_VECTOR, dl, MaskVT,
4063                                  &Mask1[0], Mask1.size()));
4064
4065     SmallVector<SDValue, 8> Mask2(4, DAG.getUNDEF(MaskEVT));
4066     for (unsigned i = 0; i != 4; ++i) {
4067       if (Locs[i].first == -1)
4068         continue;
4069       else {
4070         unsigned Idx = (i < 2) ? 0 : 4;
4071         Idx += Locs[i].first * 2 + Locs[i].second;
4072         Mask2[i] = DAG.getConstant(Idx, MaskEVT);
4073       }
4074     }
4075
4076     return DAG.getNode(ISD::VECTOR_SHUFFLE, dl, VT, V1, V1,
4077                        DAG.getNode(ISD::BUILD_VECTOR, dl, MaskVT,
4078                                    &Mask2[0], Mask2.size()));
4079   } else if (NumLo == 3 || NumHi == 3) {
4080     // Otherwise, we must have three elements from one vector, call it X, and
4081     // one element from the other, call it Y.  First, use a shufps to build an
4082     // intermediate vector with the one element from Y and the element from X
4083     // that will be in the same half in the final destination (the indexes don't
4084     // matter). Then, use a shufps to build the final vector, taking the half
4085     // containing the element from Y from the intermediate, and the other half
4086     // from X.
4087     if (NumHi == 3) {
4088       // Normalize it so the 3 elements come from V1.
4089       PermMask = CommuteVectorShuffleMask(PermMask, DAG, dl);
4090       std::swap(V1, V2);
4091     }
4092
4093     // Find the element from V2.
4094     unsigned HiIndex;
4095     for (HiIndex = 0; HiIndex < 3; ++HiIndex) {
4096       SDValue Elt = PermMask.getOperand(HiIndex);
4097       if (Elt.getOpcode() == ISD::UNDEF)
4098         continue;
4099       unsigned Val = cast<ConstantSDNode>(Elt)->getZExtValue();
4100       if (Val >= 4)
4101         break;
4102     }
4103
4104     Mask1[0] = PermMask.getOperand(HiIndex);
4105     Mask1[1] = DAG.getUNDEF(MaskEVT);
4106     Mask1[2] = PermMask.getOperand(HiIndex^1);
4107     Mask1[3] = DAG.getUNDEF(MaskEVT);
4108     V2 = DAG.getNode(ISD::VECTOR_SHUFFLE, dl, VT, V1, V2,
4109                      DAG.getNode(ISD::BUILD_VECTOR, dl, MaskVT, &Mask1[0], 4));
4110
4111     if (HiIndex >= 2) {
4112       Mask1[0] = PermMask.getOperand(0);
4113       Mask1[1] = PermMask.getOperand(1);
4114       Mask1[2] = DAG.getConstant(HiIndex & 1 ? 6 : 4, MaskEVT);
4115       Mask1[3] = DAG.getConstant(HiIndex & 1 ? 4 : 6, MaskEVT);
4116       return DAG.getNode(ISD::VECTOR_SHUFFLE, dl, VT, V1, V2,
4117                          DAG.getNode(ISD::BUILD_VECTOR, dl,
4118                                      MaskVT, &Mask1[0], 4));
4119     } else {
4120       Mask1[0] = DAG.getConstant(HiIndex & 1 ? 2 : 0, MaskEVT);
4121       Mask1[1] = DAG.getConstant(HiIndex & 1 ? 0 : 2, MaskEVT);
4122       Mask1[2] = PermMask.getOperand(2);
4123       Mask1[3] = PermMask.getOperand(3);
4124       if (Mask1[2].getOpcode() != ISD::UNDEF)
4125         Mask1[2] =
4126           DAG.getConstant(cast<ConstantSDNode>(Mask1[2])->getZExtValue()+4,
4127                           MaskEVT);
4128       if (Mask1[3].getOpcode() != ISD::UNDEF)
4129         Mask1[3] =
4130           DAG.getConstant(cast<ConstantSDNode>(Mask1[3])->getZExtValue()+4,
4131                           MaskEVT);
4132       return DAG.getNode(ISD::VECTOR_SHUFFLE, dl, VT, V2, V1,
4133                          DAG.getNode(ISD::BUILD_VECTOR, dl,
4134                                      MaskVT, &Mask1[0], 4));
4135     }
4136   }
4137
4138   // Break it into (shuffle shuffle_hi, shuffle_lo).
4139   Locs.clear();
4140   SmallVector<SDValue,8> LoMask(4, DAG.getUNDEF(MaskEVT));
4141   SmallVector<SDValue,8> HiMask(4, DAG.getUNDEF(MaskEVT));
4142   SmallVector<SDValue,8> *MaskPtr = &LoMask;
4143   unsigned MaskIdx = 0;
4144   unsigned LoIdx = 0;
4145   unsigned HiIdx = 2;
4146   for (unsigned i = 0; i != 4; ++i) {
4147     if (i == 2) {
4148       MaskPtr = &HiMask;
4149       MaskIdx = 1;
4150       LoIdx = 0;
4151       HiIdx = 2;
4152     }
4153     SDValue Elt = PermMask.getOperand(i);
4154     if (Elt.getOpcode() == ISD::UNDEF) {
4155       Locs[i] = std::make_pair(-1, -1);
4156     } else if (cast<ConstantSDNode>(Elt)->getZExtValue() < 4) {
4157       Locs[i] = std::make_pair(MaskIdx, LoIdx);
4158       (*MaskPtr)[LoIdx] = Elt;
4159       LoIdx++;
4160     } else {
4161       Locs[i] = std::make_pair(MaskIdx, HiIdx);
4162       (*MaskPtr)[HiIdx] = Elt;
4163       HiIdx++;
4164     }
4165   }
4166
4167   SDValue LoShuffle = DAG.getNode(ISD::VECTOR_SHUFFLE, dl, VT, V1, V2,
4168                                     DAG.getNode(ISD::BUILD_VECTOR, dl, MaskVT,
4169                                                 &LoMask[0], LoMask.size()));
4170   SDValue HiShuffle = DAG.getNode(ISD::VECTOR_SHUFFLE, dl, VT, V1, V2,
4171                                     DAG.getNode(ISD::BUILD_VECTOR, dl, MaskVT,
4172                                                 &HiMask[0], HiMask.size()));
4173   SmallVector<SDValue, 8> MaskOps;
4174   for (unsigned i = 0; i != 4; ++i) {
4175     if (Locs[i].first == -1) {
4176       MaskOps.push_back(DAG.getUNDEF(MaskEVT));
4177     } else {
4178       unsigned Idx = Locs[i].first * 4 + Locs[i].second;
4179       MaskOps.push_back(DAG.getConstant(Idx, MaskEVT));
4180     }
4181   }
4182   return DAG.getNode(ISD::VECTOR_SHUFFLE, dl, VT, LoShuffle, HiShuffle,
4183                      DAG.getNode(ISD::BUILD_VECTOR, dl, MaskVT,
4184                                  &MaskOps[0], MaskOps.size()));
4185 }
4186
4187 SDValue
4188 X86TargetLowering::LowerVECTOR_SHUFFLE(SDValue Op, SelectionDAG &DAG) {
4189   SDValue V1 = Op.getOperand(0);
4190   SDValue V2 = Op.getOperand(1);
4191   SDValue PermMask = Op.getOperand(2);
4192   MVT VT = Op.getValueType();
4193   DebugLoc dl = Op.getDebugLoc();
4194   unsigned NumElems = PermMask.getNumOperands();
4195   bool isMMX = VT.getSizeInBits() == 64;
4196   bool V1IsUndef = V1.getOpcode() == ISD::UNDEF;
4197   bool V2IsUndef = V2.getOpcode() == ISD::UNDEF;
4198   bool V1IsSplat = false;
4199   bool V2IsSplat = false;
4200
4201   // FIXME: Check for legal shuffle and return?
4202   
4203   if (isUndefShuffle(Op.getNode()))
4204     return DAG.getUNDEF(VT);
4205
4206   if (isZeroShuffle(Op.getNode()))
4207     return getZeroVector(VT, Subtarget->hasSSE2(), DAG, dl);
4208
4209   if (isIdentityMask(PermMask.getNode()))
4210     return V1;
4211   else if (isIdentityMask(PermMask.getNode(), true))
4212     return V2;
4213
4214   // Canonicalize movddup shuffles.
4215   if (V2IsUndef && Subtarget->hasSSE2() &&
4216       VT.getSizeInBits() == 128 &&
4217       X86::isMOVDDUPMask(PermMask.getNode()))
4218     return CanonicalizeMovddup(Op, V1, PermMask, DAG, Subtarget->hasSSE3());
4219
4220   if (isSplatMask(PermMask.getNode())) {
4221     if (isMMX || NumElems < 4) return Op;
4222     // Promote it to a v4{if}32 splat.
4223     return PromoteSplat(Op, DAG, Subtarget->hasSSE2());
4224   }
4225
4226   // If the shuffle can be profitably rewritten as a narrower shuffle, then
4227   // do it!
4228   if (VT == MVT::v8i16 || VT == MVT::v16i8) {
4229     SDValue NewOp= RewriteAsNarrowerShuffle(V1, V2, VT, PermMask, DAG,
4230                                             *this, dl);
4231     if (NewOp.getNode())
4232       return DAG.getNode(ISD::BIT_CONVERT, dl, VT,
4233                          LowerVECTOR_SHUFFLE(NewOp, DAG));
4234   } else if ((VT == MVT::v4i32 || (VT == MVT::v4f32 && Subtarget->hasSSE2()))) {
4235     // FIXME: Figure out a cleaner way to do this.
4236     // Try to make use of movq to zero out the top part.
4237     if (ISD::isBuildVectorAllZeros(V2.getNode())) {
4238       SDValue NewOp = RewriteAsNarrowerShuffle(V1, V2, VT, PermMask,
4239                                                  DAG, *this, dl);
4240       if (NewOp.getNode()) {
4241         SDValue NewV1 = NewOp.getOperand(0);
4242         SDValue NewV2 = NewOp.getOperand(1);
4243         SDValue NewMask = NewOp.getOperand(2);
4244         if (isCommutedMOVL(NewMask.getNode(), true, false)) {
4245           NewOp = CommuteVectorShuffle(NewOp, NewV1, NewV2, NewMask, DAG);
4246           return getVZextMovL(VT, NewOp.getValueType(), NewV2, DAG, Subtarget,
4247                               dl);
4248         }
4249       }
4250     } else if (ISD::isBuildVectorAllZeros(V1.getNode())) {
4251       SDValue NewOp= RewriteAsNarrowerShuffle(V1, V2, VT, PermMask,
4252                                                 DAG, *this, dl);
4253       if (NewOp.getNode() && X86::isMOVLMask(NewOp.getOperand(2).getNode()))
4254         return getVZextMovL(VT, NewOp.getValueType(), NewOp.getOperand(1),
4255                              DAG, Subtarget, dl);
4256     }
4257   }
4258
4259   // Check if this can be converted into a logical shift.
4260   bool isLeft = false;
4261   unsigned ShAmt = 0;
4262   SDValue ShVal;
4263   bool isShift = isVectorShift(Op, PermMask, DAG, isLeft, ShVal, ShAmt);
4264   if (isShift && ShVal.hasOneUse()) {
4265     // If the shifted value has multiple uses, it may be cheaper to use
4266     // v_set0 + movlhps or movhlps, etc.
4267     MVT EVT = VT.getVectorElementType();
4268     ShAmt *= EVT.getSizeInBits();
4269     return getVShift(isLeft, VT, ShVal, ShAmt, DAG, *this, dl);
4270   }
4271
4272   if (X86::isMOVLMask(PermMask.getNode())) {
4273     if (V1IsUndef)
4274       return V2;
4275     if (ISD::isBuildVectorAllZeros(V1.getNode()))
4276       return getVZextMovL(VT, VT, V2, DAG, Subtarget, dl);
4277     if (!isMMX)
4278       return Op;
4279   }
4280
4281   if (!isMMX && (X86::isMOVSHDUPMask(PermMask.getNode()) ||
4282                  X86::isMOVSLDUPMask(PermMask.getNode()) ||
4283                  X86::isMOVHLPSMask(PermMask.getNode()) ||
4284                  X86::isMOVHPMask(PermMask.getNode()) ||
4285                  X86::isMOVLPMask(PermMask.getNode())))
4286     return Op;
4287
4288   if (ShouldXformToMOVHLPS(PermMask.getNode()) ||
4289       ShouldXformToMOVLP(V1.getNode(), V2.getNode(), PermMask.getNode()))
4290     return CommuteVectorShuffle(Op, V1, V2, PermMask, DAG);
4291
4292   if (isShift) {
4293     // No better options. Use a vshl / vsrl.
4294     MVT EVT = VT.getVectorElementType();
4295     ShAmt *= EVT.getSizeInBits();
4296     return getVShift(isLeft, VT, ShVal, ShAmt, DAG, *this, dl);
4297   }
4298
4299   bool Commuted = false;
4300   // FIXME: This should also accept a bitcast of a splat?  Be careful, not
4301   // 1,1,1,1 -> v8i16 though.
4302   V1IsSplat = isSplatVector(V1.getNode());
4303   V2IsSplat = isSplatVector(V2.getNode());
4304
4305   // Canonicalize the splat or undef, if present, to be on the RHS.
4306   if ((V1IsSplat || V1IsUndef) && !(V2IsSplat || V2IsUndef)) {
4307     Op = CommuteVectorShuffle(Op, V1, V2, PermMask, DAG);
4308     std::swap(V1IsSplat, V2IsSplat);
4309     std::swap(V1IsUndef, V2IsUndef);
4310     Commuted = true;
4311   }
4312
4313   // FIXME: Figure out a cleaner way to do this.
4314   if (isCommutedMOVL(PermMask.getNode(), V2IsSplat, V2IsUndef)) {
4315     if (V2IsUndef) return V1;
4316     Op = CommuteVectorShuffle(Op, V1, V2, PermMask, DAG);
4317     if (V2IsSplat) {
4318       // V2 is a splat, so the mask may be malformed. That is, it may point
4319       // to any V2 element. The instruction selectior won't like this. Get
4320       // a corrected mask and commute to form a proper MOVS{S|D}.
4321       SDValue NewMask = getMOVLMask(NumElems, DAG, dl);
4322       if (NewMask.getNode() != PermMask.getNode())
4323         Op = DAG.getNode(ISD::VECTOR_SHUFFLE, dl, VT, V1, V2, NewMask);
4324     }
4325     return Op;
4326   }
4327
4328   if (X86::isUNPCKL_v_undef_Mask(PermMask.getNode()) ||
4329       X86::isUNPCKH_v_undef_Mask(PermMask.getNode()) ||
4330       X86::isUNPCKLMask(PermMask.getNode()) ||
4331       X86::isUNPCKHMask(PermMask.getNode()))
4332     return Op;
4333
4334   if (V2IsSplat) {
4335     // Normalize mask so all entries that point to V2 points to its first
4336     // element then try to match unpck{h|l} again. If match, return a
4337     // new vector_shuffle with the corrected mask.
4338     SDValue NewMask = NormalizeMask(PermMask, DAG);
4339     if (NewMask.getNode() != PermMask.getNode()) {
4340       if (X86::isUNPCKLMask(NewMask.getNode(), true)) {
4341         SDValue NewMask = getUnpacklMask(NumElems, DAG, dl);
4342         return DAG.getNode(ISD::VECTOR_SHUFFLE, dl, VT, V1, V2, NewMask);
4343       } else if (X86::isUNPCKHMask(NewMask.getNode(), true)) {
4344         SDValue NewMask = getUnpackhMask(NumElems, DAG, dl);
4345         return DAG.getNode(ISD::VECTOR_SHUFFLE, dl, VT, V1, V2, NewMask);
4346       }
4347     }
4348   }
4349
4350   // Normalize the node to match x86 shuffle ops if needed
4351   if (V2.getOpcode() != ISD::UNDEF && isCommutedSHUFP(PermMask.getNode()))
4352       Op = CommuteVectorShuffle(Op, V1, V2, PermMask, DAG);
4353
4354   if (Commuted) {
4355     // Commute is back and try unpck* again.
4356     Op = CommuteVectorShuffle(Op, V1, V2, PermMask, DAG);
4357     if (X86::isUNPCKL_v_undef_Mask(PermMask.getNode()) ||
4358         X86::isUNPCKH_v_undef_Mask(PermMask.getNode()) ||
4359         X86::isUNPCKLMask(PermMask.getNode()) ||
4360         X86::isUNPCKHMask(PermMask.getNode()))
4361       return Op;
4362   }
4363
4364   // FIXME: for mmx, bitcast v2i32 to v4i16 for shuffle.
4365   // Try PSHUF* first, then SHUFP*.
4366   // MMX doesn't have PSHUFD but it does have PSHUFW. While it's theoretically
4367   // possible to shuffle a v2i32 using PSHUFW, that's not yet implemented.
4368   if (isMMX && NumElems == 4 && X86::isPSHUFDMask(PermMask.getNode())) {
4369     if (V2.getOpcode() != ISD::UNDEF)
4370       return DAG.getNode(ISD::VECTOR_SHUFFLE, dl, VT, V1,
4371                          DAG.getUNDEF(VT), PermMask);
4372     return Op;
4373   }
4374
4375   if (!isMMX) {
4376     if (Subtarget->hasSSE2() &&
4377         (X86::isPSHUFDMask(PermMask.getNode()) ||
4378          X86::isPSHUFHWMask(PermMask.getNode()) ||
4379          X86::isPSHUFLWMask(PermMask.getNode()))) {
4380       MVT RVT = VT;
4381       if (VT == MVT::v4f32) {
4382         RVT = MVT::v4i32;
4383         Op = DAG.getNode(ISD::VECTOR_SHUFFLE, dl, RVT,
4384                          DAG.getNode(ISD::BIT_CONVERT, dl, RVT, V1),
4385                          DAG.getUNDEF(RVT), PermMask);
4386       } else if (V2.getOpcode() != ISD::UNDEF)
4387         Op = DAG.getNode(ISD::VECTOR_SHUFFLE, dl, RVT, V1,
4388                          DAG.getUNDEF(RVT), PermMask);
4389       if (RVT != VT)
4390         Op = DAG.getNode(ISD::BIT_CONVERT, dl, VT, Op);
4391       return Op;
4392     }
4393
4394     // Binary or unary shufps.
4395     if (X86::isSHUFPMask(PermMask.getNode()) ||
4396         (V2.getOpcode() == ISD::UNDEF && X86::isPSHUFDMask(PermMask.getNode())))
4397       return Op;
4398   }
4399
4400   // Handle v8i16 specifically since SSE can do byte extraction and insertion.
4401   if (VT == MVT::v8i16) {
4402     SDValue NewOp = LowerVECTOR_SHUFFLEv8i16(V1, V2, PermMask, DAG, *this, dl);
4403     if (NewOp.getNode())
4404       return NewOp;
4405   }
4406
4407   if (VT == MVT::v16i8) {
4408     SDValue NewOp = LowerVECTOR_SHUFFLEv16i8(V1, V2, PermMask, DAG, *this, dl);
4409     if (NewOp.getNode())
4410       return NewOp;
4411   }
4412   
4413   // Handle all 4 wide cases with a number of shuffles except for MMX.
4414   if (NumElems == 4 && !isMMX)
4415     return LowerVECTOR_SHUFFLE_4wide(V1, V2, PermMask, VT, DAG, dl);
4416
4417   return SDValue();
4418 }
4419
4420 SDValue
4421 X86TargetLowering::LowerEXTRACT_VECTOR_ELT_SSE4(SDValue Op,
4422                                                 SelectionDAG &DAG) {
4423   MVT VT = Op.getValueType();
4424   DebugLoc dl = Op.getDebugLoc();
4425   if (VT.getSizeInBits() == 8) {
4426     SDValue Extract = DAG.getNode(X86ISD::PEXTRB, dl, MVT::i32,
4427                                     Op.getOperand(0), Op.getOperand(1));
4428     SDValue Assert  = DAG.getNode(ISD::AssertZext, dl, MVT::i32, Extract,
4429                                     DAG.getValueType(VT));
4430     return DAG.getNode(ISD::TRUNCATE, dl, VT, Assert);
4431   } else if (VT.getSizeInBits() == 16) {
4432     unsigned Idx = cast<ConstantSDNode>(Op.getOperand(1))->getZExtValue();
4433     // If Idx is 0, it's cheaper to do a move instead of a pextrw.
4434     if (Idx == 0)
4435       return DAG.getNode(ISD::TRUNCATE, dl, MVT::i16,
4436                          DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::i32,
4437                                      DAG.getNode(ISD::BIT_CONVERT, dl,
4438                                                  MVT::v4i32,
4439                                                  Op.getOperand(0)),
4440                                      Op.getOperand(1)));
4441     SDValue Extract = DAG.getNode(X86ISD::PEXTRW, dl, MVT::i32,
4442                                     Op.getOperand(0), Op.getOperand(1));
4443     SDValue Assert  = DAG.getNode(ISD::AssertZext, dl, MVT::i32, Extract,
4444                                     DAG.getValueType(VT));
4445     return DAG.getNode(ISD::TRUNCATE, dl, VT, Assert);
4446   } else if (VT == MVT::f32) {
4447     // EXTRACTPS outputs to a GPR32 register which will require a movd to copy
4448     // the result back to FR32 register. It's only worth matching if the
4449     // result has a single use which is a store or a bitcast to i32.  And in
4450     // the case of a store, it's not worth it if the index is a constant 0,
4451     // because a MOVSSmr can be used instead, which is smaller and faster.
4452     if (!Op.hasOneUse())
4453       return SDValue();
4454     SDNode *User = *Op.getNode()->use_begin();
4455     if ((User->getOpcode() != ISD::STORE ||
4456          (isa<ConstantSDNode>(Op.getOperand(1)) &&
4457           cast<ConstantSDNode>(Op.getOperand(1))->isNullValue())) &&
4458         (User->getOpcode() != ISD::BIT_CONVERT ||
4459          User->getValueType(0) != MVT::i32))
4460       return SDValue();
4461     SDValue Extract = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::i32,
4462                                   DAG.getNode(ISD::BIT_CONVERT, dl, MVT::v4i32,
4463                                               Op.getOperand(0)),
4464                                               Op.getOperand(1));
4465     return DAG.getNode(ISD::BIT_CONVERT, dl, MVT::f32, Extract);
4466   } else if (VT == MVT::i32) {
4467     // ExtractPS works with constant index.
4468     if (isa<ConstantSDNode>(Op.getOperand(1)))
4469       return Op;
4470   }
4471   return SDValue();
4472 }
4473
4474
4475 SDValue
4476 X86TargetLowering::LowerEXTRACT_VECTOR_ELT(SDValue Op, SelectionDAG &DAG) {
4477   if (!isa<ConstantSDNode>(Op.getOperand(1)))
4478     return SDValue();
4479
4480   if (Subtarget->hasSSE41()) {
4481     SDValue Res = LowerEXTRACT_VECTOR_ELT_SSE4(Op, DAG);
4482     if (Res.getNode())
4483       return Res;
4484   }
4485
4486   MVT VT = Op.getValueType();
4487   DebugLoc dl = Op.getDebugLoc();
4488   // TODO: handle v16i8.
4489   if (VT.getSizeInBits() == 16) {
4490     SDValue Vec = Op.getOperand(0);
4491     unsigned Idx = cast<ConstantSDNode>(Op.getOperand(1))->getZExtValue();
4492     if (Idx == 0)
4493       return DAG.getNode(ISD::TRUNCATE, dl, MVT::i16,
4494                          DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::i32,
4495                                      DAG.getNode(ISD::BIT_CONVERT, dl,
4496                                                  MVT::v4i32, Vec),
4497                                      Op.getOperand(1)));
4498     // Transform it so it match pextrw which produces a 32-bit result.
4499     MVT EVT = (MVT::SimpleValueType)(VT.getSimpleVT()+1);
4500     SDValue Extract = DAG.getNode(X86ISD::PEXTRW, dl, EVT,
4501                                     Op.getOperand(0), Op.getOperand(1));
4502     SDValue Assert  = DAG.getNode(ISD::AssertZext, dl, EVT, Extract,
4503                                     DAG.getValueType(VT));
4504     return DAG.getNode(ISD::TRUNCATE, dl, VT, Assert);
4505   } else if (VT.getSizeInBits() == 32) {
4506     unsigned Idx = cast<ConstantSDNode>(Op.getOperand(1))->getZExtValue();
4507     if (Idx == 0)
4508       return Op;
4509     // SHUFPS the element to the lowest double word, then movss.
4510     MVT MaskVT = MVT::getIntVectorWithNumElements(4);
4511     SmallVector<SDValue, 8> IdxVec;
4512     IdxVec.
4513       push_back(DAG.getConstant(Idx, MaskVT.getVectorElementType()));
4514     IdxVec.
4515       push_back(DAG.getUNDEF(MaskVT.getVectorElementType()));
4516     IdxVec.
4517       push_back(DAG.getUNDEF(MaskVT.getVectorElementType()));
4518     IdxVec.
4519       push_back(DAG.getUNDEF(MaskVT.getVectorElementType()));
4520     SDValue Mask = DAG.getNode(ISD::BUILD_VECTOR, dl, MaskVT,
4521                                  &IdxVec[0], IdxVec.size());
4522     SDValue Vec = Op.getOperand(0);
4523     Vec = DAG.getNode(ISD::VECTOR_SHUFFLE, dl, Vec.getValueType(),
4524                       Vec, DAG.getUNDEF(Vec.getValueType()), Mask);
4525     return DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, VT, Vec,
4526                        DAG.getIntPtrConstant(0));
4527   } else if (VT.getSizeInBits() == 64) {
4528     // FIXME: .td only matches this for <2 x f64>, not <2 x i64> on 32b
4529     // FIXME: seems like this should be unnecessary if mov{h,l}pd were taught
4530     //        to match extract_elt for f64.
4531     unsigned Idx = cast<ConstantSDNode>(Op.getOperand(1))->getZExtValue();
4532     if (Idx == 0)
4533       return Op;
4534
4535     // UNPCKHPD the element to the lowest double word, then movsd.
4536     // Note if the lower 64 bits of the result of the UNPCKHPD is then stored
4537     // to a f64mem, the whole operation is folded into a single MOVHPDmr.
4538     MVT MaskVT = MVT::getIntVectorWithNumElements(2);
4539     SmallVector<SDValue, 8> IdxVec;
4540     IdxVec.push_back(DAG.getConstant(1, MaskVT.getVectorElementType()));
4541     IdxVec.
4542       push_back(DAG.getUNDEF(MaskVT.getVectorElementType()));
4543     SDValue Mask = DAG.getNode(ISD::BUILD_VECTOR, dl, MaskVT,
4544                                  &IdxVec[0], IdxVec.size());
4545     SDValue Vec = Op.getOperand(0);
4546     Vec = DAG.getNode(ISD::VECTOR_SHUFFLE, dl, Vec.getValueType(),
4547                       Vec, DAG.getUNDEF(Vec.getValueType()),
4548                       Mask);
4549     return DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, VT, Vec,
4550                        DAG.getIntPtrConstant(0));
4551   }
4552
4553   return SDValue();
4554 }
4555
4556 SDValue
4557 X86TargetLowering::LowerINSERT_VECTOR_ELT_SSE4(SDValue Op, SelectionDAG &DAG){
4558   MVT VT = Op.getValueType();
4559   MVT EVT = VT.getVectorElementType();
4560   DebugLoc dl = Op.getDebugLoc();
4561
4562   SDValue N0 = Op.getOperand(0);
4563   SDValue N1 = Op.getOperand(1);
4564   SDValue N2 = Op.getOperand(2);
4565
4566   if ((EVT.getSizeInBits() == 8 || EVT.getSizeInBits() == 16) &&
4567       isa<ConstantSDNode>(N2)) {
4568     unsigned Opc = (EVT.getSizeInBits() == 8) ? X86ISD::PINSRB
4569                                               : X86ISD::PINSRW;
4570     // Transform it so it match pinsr{b,w} which expects a GR32 as its second
4571     // argument.
4572     if (N1.getValueType() != MVT::i32)
4573       N1 = DAG.getNode(ISD::ANY_EXTEND, dl, MVT::i32, N1);
4574     if (N2.getValueType() != MVT::i32)
4575       N2 = DAG.getIntPtrConstant(cast<ConstantSDNode>(N2)->getZExtValue());
4576     return DAG.getNode(Opc, dl, VT, N0, N1, N2);
4577   } else if (EVT == MVT::f32 && isa<ConstantSDNode>(N2)) {
4578     // Bits [7:6] of the constant are the source select.  This will always be
4579     //  zero here.  The DAG Combiner may combine an extract_elt index into these
4580     //  bits.  For example (insert (extract, 3), 2) could be matched by putting
4581     //  the '3' into bits [7:6] of X86ISD::INSERTPS.
4582     // Bits [5:4] of the constant are the destination select.  This is the
4583     //  value of the incoming immediate.
4584     // Bits [3:0] of the constant are the zero mask.  The DAG Combiner may
4585     //   combine either bitwise AND or insert of float 0.0 to set these bits.
4586     N2 = DAG.getIntPtrConstant(cast<ConstantSDNode>(N2)->getZExtValue() << 4);
4587     return DAG.getNode(X86ISD::INSERTPS, dl, VT, N0, N1, N2);
4588   } else if (EVT == MVT::i32) {
4589     // InsertPS works with constant index.
4590     if (isa<ConstantSDNode>(N2))
4591       return Op;
4592   }
4593   return SDValue();
4594 }
4595
4596 SDValue
4597 X86TargetLowering::LowerINSERT_VECTOR_ELT(SDValue Op, SelectionDAG &DAG) {
4598   MVT VT = Op.getValueType();
4599   MVT EVT = VT.getVectorElementType();
4600
4601   if (Subtarget->hasSSE41())
4602     return LowerINSERT_VECTOR_ELT_SSE4(Op, DAG);
4603
4604   if (EVT == MVT::i8)
4605     return SDValue();
4606
4607   DebugLoc dl = Op.getDebugLoc();
4608   SDValue N0 = Op.getOperand(0);
4609   SDValue N1 = Op.getOperand(1);
4610   SDValue N2 = Op.getOperand(2);
4611
4612   if (EVT.getSizeInBits() == 16) {
4613     // Transform it so it match pinsrw which expects a 16-bit value in a GR32
4614     // as its second argument.
4615     if (N1.getValueType() != MVT::i32)
4616       N1 = DAG.getNode(ISD::ANY_EXTEND, dl, MVT::i32, N1);
4617     if (N2.getValueType() != MVT::i32)
4618       N2 = DAG.getIntPtrConstant(cast<ConstantSDNode>(N2)->getZExtValue());
4619     return DAG.getNode(X86ISD::PINSRW, dl, VT, N0, N1, N2);
4620   }
4621   return SDValue();
4622 }
4623
4624 SDValue
4625 X86TargetLowering::LowerSCALAR_TO_VECTOR(SDValue Op, SelectionDAG &DAG) {
4626   DebugLoc dl = Op.getDebugLoc();
4627   if (Op.getValueType() == MVT::v2f32)
4628     return DAG.getNode(ISD::BIT_CONVERT, dl, MVT::v2f32,
4629                        DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, MVT::v2i32,
4630                                    DAG.getNode(ISD::BIT_CONVERT, dl, MVT::i32,
4631                                                Op.getOperand(0))));
4632
4633   SDValue AnyExt = DAG.getNode(ISD::ANY_EXTEND, dl, MVT::i32, Op.getOperand(0));
4634   MVT VT = MVT::v2i32;
4635   switch (Op.getValueType().getSimpleVT()) {
4636   default: break;
4637   case MVT::v16i8:
4638   case MVT::v8i16:
4639     VT = MVT::v4i32;
4640     break;
4641   }
4642   return DAG.getNode(ISD::BIT_CONVERT, dl, Op.getValueType(),
4643                      DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, VT, AnyExt));
4644 }
4645
4646 // ConstantPool, JumpTable, GlobalAddress, and ExternalSymbol are lowered as
4647 // their target countpart wrapped in the X86ISD::Wrapper node. Suppose N is
4648 // one of the above mentioned nodes. It has to be wrapped because otherwise
4649 // Select(N) returns N. So the raw TargetGlobalAddress nodes, etc. can only
4650 // be used to form addressing mode. These wrapped nodes will be selected
4651 // into MOV32ri.
4652 SDValue
4653 X86TargetLowering::LowerConstantPool(SDValue Op, SelectionDAG &DAG) {
4654   ConstantPoolSDNode *CP = cast<ConstantPoolSDNode>(Op);
4655   // FIXME there isn't really any debug info here, should come from the parent
4656   DebugLoc dl = CP->getDebugLoc();
4657   SDValue Result = DAG.getTargetConstantPool(CP->getConstVal(),
4658                                                getPointerTy(),
4659                                                CP->getAlignment());
4660   Result = DAG.getNode(X86ISD::Wrapper, dl, getPointerTy(), Result);
4661   // With PIC, the address is actually $g + Offset.
4662   if (getTargetMachine().getRelocationModel() == Reloc::PIC_ &&
4663       !Subtarget->isPICStyleRIPRel()) {
4664     Result = DAG.getNode(ISD::ADD, dl, getPointerTy(),
4665                          DAG.getNode(X86ISD::GlobalBaseReg,
4666                                      DebugLoc::getUnknownLoc(),
4667                                      getPointerTy()),
4668                          Result);
4669   }
4670
4671   return Result;
4672 }
4673
4674 SDValue
4675 X86TargetLowering::LowerGlobalAddress(const GlobalValue *GV, DebugLoc dl,
4676                                       int64_t Offset,
4677                                       SelectionDAG &DAG) const {
4678   bool IsPic = getTargetMachine().getRelocationModel() == Reloc::PIC_;
4679   bool ExtraLoadRequired =
4680     Subtarget->GVRequiresExtraLoad(GV, getTargetMachine(), false);
4681
4682   // Create the TargetGlobalAddress node, folding in the constant
4683   // offset if it is legal.
4684   SDValue Result;
4685   if (!IsPic && !ExtraLoadRequired && isInt32(Offset)) {
4686     Result = DAG.getTargetGlobalAddress(GV, getPointerTy(), Offset);
4687     Offset = 0;
4688   } else
4689     Result = DAG.getTargetGlobalAddress(GV, getPointerTy(), 0);
4690   Result = DAG.getNode(X86ISD::Wrapper, dl, getPointerTy(), Result);
4691
4692   // With PIC, the address is actually $g + Offset.
4693   if (IsPic && !Subtarget->isPICStyleRIPRel()) {
4694     Result = DAG.getNode(ISD::ADD, dl, getPointerTy(),
4695                          DAG.getNode(X86ISD::GlobalBaseReg, dl, getPointerTy()),
4696                          Result);
4697   }
4698
4699   // For Darwin & Mingw32, external and weak symbols are indirect, so we want to
4700   // load the value at address GV, not the value of GV itself. This means that
4701   // the GlobalAddress must be in the base or index register of the address, not
4702   // the GV offset field. Platform check is inside GVRequiresExtraLoad() call
4703   // The same applies for external symbols during PIC codegen
4704   if (ExtraLoadRequired)
4705     Result = DAG.getLoad(getPointerTy(), dl, DAG.getEntryNode(), Result,
4706                          PseudoSourceValue::getGOT(), 0);
4707
4708   // If there was a non-zero offset that we didn't fold, create an explicit
4709   // addition for it.
4710   if (Offset != 0)
4711     Result = DAG.getNode(ISD::ADD, dl, getPointerTy(), Result,
4712                          DAG.getConstant(Offset, getPointerTy()));
4713
4714   return Result;
4715 }
4716
4717 SDValue
4718 X86TargetLowering::LowerGlobalAddress(SDValue Op, SelectionDAG &DAG) {
4719   const GlobalValue *GV = cast<GlobalAddressSDNode>(Op)->getGlobal();
4720   int64_t Offset = cast<GlobalAddressSDNode>(Op)->getOffset();
4721   return LowerGlobalAddress(GV, Op.getDebugLoc(), Offset, DAG);
4722 }
4723
4724 // Lower ISD::GlobalTLSAddress using the "general dynamic" model, 32 bit
4725 static SDValue
4726 LowerToTLSGeneralDynamicModel32(GlobalAddressSDNode *GA, SelectionDAG &DAG,
4727                                 const MVT PtrVT) {
4728   SDValue InFlag;
4729   DebugLoc dl = GA->getDebugLoc();  // ? function entry point might be better
4730   SDValue Chain = DAG.getCopyToReg(DAG.getEntryNode(), dl, X86::EBX,
4731                                      DAG.getNode(X86ISD::GlobalBaseReg,
4732                                                  DebugLoc::getUnknownLoc(),
4733                                                  PtrVT), InFlag);
4734   InFlag = Chain.getValue(1);
4735
4736   // emit leal symbol@TLSGD(,%ebx,1), %eax
4737   SDVTList NodeTys = DAG.getVTList(PtrVT, MVT::Other, MVT::Flag);
4738   SDValue TGA = DAG.getTargetGlobalAddress(GA->getGlobal(),
4739                                              GA->getValueType(0),
4740                                              GA->getOffset());
4741   SDValue Ops[] = { Chain,  TGA, InFlag };
4742   SDValue Result = DAG.getNode(X86ISD::TLSADDR, dl, NodeTys, Ops, 3);
4743   InFlag = Result.getValue(2);
4744   Chain = Result.getValue(1);
4745
4746   // call ___tls_get_addr. This function receives its argument in
4747   // the register EAX.
4748   Chain = DAG.getCopyToReg(Chain, dl, X86::EAX, Result, InFlag);
4749   InFlag = Chain.getValue(1);
4750
4751   NodeTys = DAG.getVTList(MVT::Other, MVT::Flag);
4752   SDValue Ops1[] = { Chain,
4753                       DAG.getTargetExternalSymbol("___tls_get_addr",
4754                                                   PtrVT),
4755                       DAG.getRegister(X86::EAX, PtrVT),
4756                       DAG.getRegister(X86::EBX, PtrVT),
4757                       InFlag };
4758   Chain = DAG.getNode(X86ISD::CALL, dl, NodeTys, Ops1, 5);
4759   InFlag = Chain.getValue(1);
4760
4761   return DAG.getCopyFromReg(Chain, dl, X86::EAX, PtrVT, InFlag);
4762 }
4763
4764 // Lower ISD::GlobalTLSAddress using the "general dynamic" model, 64 bit
4765 static SDValue
4766 LowerToTLSGeneralDynamicModel64(GlobalAddressSDNode *GA, SelectionDAG &DAG,
4767                                 const MVT PtrVT) {
4768   SDValue InFlag, Chain;
4769   DebugLoc dl = GA->getDebugLoc();  // ? function entry point might be better
4770
4771   // emit leaq symbol@TLSGD(%rip), %rdi
4772   SDVTList NodeTys = DAG.getVTList(PtrVT, MVT::Other, MVT::Flag);
4773   SDValue TGA = DAG.getTargetGlobalAddress(GA->getGlobal(),
4774                                              GA->getValueType(0),
4775                                              GA->getOffset());
4776   SDValue Ops[]  = { DAG.getEntryNode(), TGA};
4777   SDValue Result = DAG.getNode(X86ISD::TLSADDR, dl, NodeTys, Ops, 2);
4778   Chain  = Result.getValue(1);
4779   InFlag = Result.getValue(2);
4780
4781   // call __tls_get_addr. This function receives its argument in
4782   // the register RDI.
4783   Chain = DAG.getCopyToReg(Chain, dl, X86::RDI, Result, InFlag);
4784   InFlag = Chain.getValue(1);
4785
4786   NodeTys = DAG.getVTList(MVT::Other, MVT::Flag);
4787   SDValue Ops1[] = { Chain,
4788                       DAG.getTargetExternalSymbol("__tls_get_addr",
4789                                                   PtrVT),
4790                       DAG.getRegister(X86::RDI, PtrVT),
4791                       InFlag };
4792   Chain = DAG.getNode(X86ISD::CALL, dl, NodeTys, Ops1, 4);
4793   InFlag = Chain.getValue(1);
4794
4795   return DAG.getCopyFromReg(Chain, dl, X86::RAX, PtrVT, InFlag);
4796 }
4797
4798 // Lower ISD::GlobalTLSAddress using the "initial exec" (for no-pic) or
4799 // "local exec" model.
4800 static SDValue LowerToTLSExecModel(GlobalAddressSDNode *GA, SelectionDAG &DAG,
4801                                    const MVT PtrVT, TLSModel::Model model) {
4802   DebugLoc dl = GA->getDebugLoc();
4803   // Get the Thread Pointer
4804   SDValue ThreadPointer = DAG.getNode(X86ISD::THREAD_POINTER,
4805                                       DebugLoc::getUnknownLoc(), PtrVT);
4806   // emit "addl x@ntpoff,%eax" (local exec) or "addl x@indntpoff,%eax" (initial
4807   // exec)
4808   SDValue TGA = DAG.getTargetGlobalAddress(GA->getGlobal(),
4809                                              GA->getValueType(0),
4810                                              GA->getOffset());
4811   SDValue Offset = DAG.getNode(X86ISD::Wrapper, dl, PtrVT, TGA);
4812
4813   if (model == TLSModel::InitialExec)
4814     Offset = DAG.getLoad(PtrVT, dl, DAG.getEntryNode(), Offset,
4815                          PseudoSourceValue::getGOT(), 0);
4816
4817   // The address of the thread local variable is the add of the thread
4818   // pointer with the offset of the variable.
4819   return DAG.getNode(ISD::ADD, dl, PtrVT, ThreadPointer, Offset);
4820 }
4821
4822 SDValue
4823 X86TargetLowering::LowerGlobalTLSAddress(SDValue Op, SelectionDAG &DAG) {
4824   // TODO: implement the "local dynamic" model
4825   // TODO: implement the "initial exec"model for pic executables
4826   assert(Subtarget->isTargetELF() &&
4827          "TLS not implemented for non-ELF targets");
4828   GlobalAddressSDNode *GA = cast<GlobalAddressSDNode>(Op);
4829   GlobalValue *GV = GA->getGlobal();
4830   TLSModel::Model model =
4831     getTLSModel (GV, getTargetMachine().getRelocationModel());
4832   if (Subtarget->is64Bit()) {
4833     switch (model) {
4834     case TLSModel::GeneralDynamic:
4835     case TLSModel::LocalDynamic: // not implemented
4836     case TLSModel::InitialExec:  // not implemented
4837     case TLSModel::LocalExec:    // not implemented
4838       return LowerToTLSGeneralDynamicModel64(GA, DAG, getPointerTy());
4839     default:
4840       assert (0 && "Unknown TLS model");
4841     }
4842   } else {
4843     switch (model) {
4844     case TLSModel::GeneralDynamic:
4845     case TLSModel::LocalDynamic: // not implemented
4846       return LowerToTLSGeneralDynamicModel32(GA, DAG, getPointerTy());
4847
4848     case TLSModel::InitialExec:
4849     case TLSModel::LocalExec:
4850       return LowerToTLSExecModel(GA, DAG, getPointerTy(), model);
4851     default:
4852       assert (0 && "Unknown TLS model");
4853     }
4854   }
4855 }
4856
4857 SDValue
4858 X86TargetLowering::LowerExternalSymbol(SDValue Op, SelectionDAG &DAG) {
4859   // FIXME there isn't really any debug info here
4860   DebugLoc dl = Op.getDebugLoc();
4861   const char *Sym = cast<ExternalSymbolSDNode>(Op)->getSymbol();
4862   SDValue Result = DAG.getTargetExternalSymbol(Sym, getPointerTy());
4863   Result = DAG.getNode(X86ISD::Wrapper, dl, getPointerTy(), Result);
4864   // With PIC, the address is actually $g + Offset.
4865   if (getTargetMachine().getRelocationModel() == Reloc::PIC_ &&
4866       !Subtarget->isPICStyleRIPRel()) {
4867     Result = DAG.getNode(ISD::ADD, dl, getPointerTy(),
4868                          DAG.getNode(X86ISD::GlobalBaseReg,
4869                                      DebugLoc::getUnknownLoc(),
4870                                      getPointerTy()),
4871                          Result);
4872   }
4873
4874   return Result;
4875 }
4876
4877 SDValue X86TargetLowering::LowerJumpTable(SDValue Op, SelectionDAG &DAG) {
4878   JumpTableSDNode *JT = cast<JumpTableSDNode>(Op);
4879   // FIXME there isn't really any debug into here
4880   DebugLoc dl = JT->getDebugLoc();
4881   SDValue Result = DAG.getTargetJumpTable(JT->getIndex(), getPointerTy());
4882   Result = DAG.getNode(X86ISD::Wrapper, dl, getPointerTy(), Result);
4883   // With PIC, the address is actually $g + Offset.
4884   if (getTargetMachine().getRelocationModel() == Reloc::PIC_ &&
4885       !Subtarget->isPICStyleRIPRel()) {
4886     Result = DAG.getNode(ISD::ADD, dl, getPointerTy(),
4887                          DAG.getNode(X86ISD::GlobalBaseReg,
4888                                      DebugLoc::getUnknownLoc(),
4889                                      getPointerTy()),
4890                          Result);
4891   }
4892
4893   return Result;
4894 }
4895
4896 /// LowerShift - Lower SRA_PARTS and friends, which return two i32 values and
4897 /// take a 2 x i32 value to shift plus a shift amount.
4898 SDValue X86TargetLowering::LowerShift(SDValue Op, SelectionDAG &DAG) {
4899   assert(Op.getNumOperands() == 3 && "Not a double-shift!");
4900   MVT VT = Op.getValueType();
4901   unsigned VTBits = VT.getSizeInBits();
4902   DebugLoc dl = Op.getDebugLoc();
4903   bool isSRA = Op.getOpcode() == ISD::SRA_PARTS;
4904   SDValue ShOpLo = Op.getOperand(0);
4905   SDValue ShOpHi = Op.getOperand(1);
4906   SDValue ShAmt  = Op.getOperand(2);
4907   SDValue Tmp1 = isSRA ?
4908     DAG.getNode(ISD::SRA, dl, VT, ShOpHi,
4909                 DAG.getConstant(VTBits - 1, MVT::i8)) :
4910     DAG.getConstant(0, VT);
4911
4912   SDValue Tmp2, Tmp3;
4913   if (Op.getOpcode() == ISD::SHL_PARTS) {
4914     Tmp2 = DAG.getNode(X86ISD::SHLD, dl, VT, ShOpHi, ShOpLo, ShAmt);
4915     Tmp3 = DAG.getNode(ISD::SHL, dl, VT, ShOpLo, ShAmt);
4916   } else {
4917     Tmp2 = DAG.getNode(X86ISD::SHRD, dl, VT, ShOpLo, ShOpHi, ShAmt);
4918     Tmp3 = DAG.getNode(isSRA ? ISD::SRA : ISD::SRL, dl, VT, ShOpHi, ShAmt);
4919   }
4920
4921   SDValue AndNode = DAG.getNode(ISD::AND, dl, MVT::i8, ShAmt,
4922                                   DAG.getConstant(VTBits, MVT::i8));
4923   SDValue Cond = DAG.getNode(X86ISD::CMP, dl, VT,
4924                                AndNode, DAG.getConstant(0, MVT::i8));
4925
4926   SDValue Hi, Lo;
4927   SDValue CC = DAG.getConstant(X86::COND_NE, MVT::i8);
4928   SDValue Ops0[4] = { Tmp2, Tmp3, CC, Cond };
4929   SDValue Ops1[4] = { Tmp3, Tmp1, CC, Cond };
4930
4931   if (Op.getOpcode() == ISD::SHL_PARTS) {
4932     Hi = DAG.getNode(X86ISD::CMOV, dl, VT, Ops0, 4);
4933     Lo = DAG.getNode(X86ISD::CMOV, dl, VT, Ops1, 4);
4934   } else {
4935     Lo = DAG.getNode(X86ISD::CMOV, dl, VT, Ops0, 4);
4936     Hi = DAG.getNode(X86ISD::CMOV, dl, VT, Ops1, 4);
4937   }
4938
4939   SDValue Ops[2] = { Lo, Hi };
4940   return DAG.getMergeValues(Ops, 2, dl);
4941 }
4942
4943 SDValue X86TargetLowering::LowerSINT_TO_FP(SDValue Op, SelectionDAG &DAG) {
4944   MVT SrcVT = Op.getOperand(0).getValueType();
4945   assert(SrcVT.getSimpleVT() <= MVT::i64 && SrcVT.getSimpleVT() >= MVT::i16 &&
4946          "Unknown SINT_TO_FP to lower!");
4947
4948   // These are really Legal; caller falls through into that case.
4949   if (SrcVT == MVT::i32 && isScalarFPTypeInSSEReg(Op.getValueType()))
4950     return SDValue();
4951   if (SrcVT == MVT::i64 && Op.getValueType() != MVT::f80 &&
4952       Subtarget->is64Bit())
4953     return SDValue();
4954
4955   DebugLoc dl = Op.getDebugLoc();
4956   unsigned Size = SrcVT.getSizeInBits()/8;
4957   MachineFunction &MF = DAG.getMachineFunction();
4958   int SSFI = MF.getFrameInfo()->CreateStackObject(Size, Size);
4959   SDValue StackSlot = DAG.getFrameIndex(SSFI, getPointerTy());
4960   SDValue Chain = DAG.getStore(DAG.getEntryNode(), dl, Op.getOperand(0),
4961                                  StackSlot,
4962                                  PseudoSourceValue::getFixedStack(SSFI), 0);
4963
4964   // Build the FILD
4965   SDVTList Tys;
4966   bool useSSE = isScalarFPTypeInSSEReg(Op.getValueType());
4967   if (useSSE)
4968     Tys = DAG.getVTList(MVT::f64, MVT::Other, MVT::Flag);
4969   else
4970     Tys = DAG.getVTList(Op.getValueType(), MVT::Other);
4971   SmallVector<SDValue, 8> Ops;
4972   Ops.push_back(Chain);
4973   Ops.push_back(StackSlot);
4974   Ops.push_back(DAG.getValueType(SrcVT));
4975   SDValue Result = DAG.getNode(useSSE ? X86ISD::FILD_FLAG : X86ISD::FILD, dl,
4976                                  Tys, &Ops[0], Ops.size());
4977
4978   if (useSSE) {
4979     Chain = Result.getValue(1);
4980     SDValue InFlag = Result.getValue(2);
4981
4982     // FIXME: Currently the FST is flagged to the FILD_FLAG. This
4983     // shouldn't be necessary except that RFP cannot be live across
4984     // multiple blocks. When stackifier is fixed, they can be uncoupled.
4985     MachineFunction &MF = DAG.getMachineFunction();
4986     int SSFI = MF.getFrameInfo()->CreateStackObject(8, 8);
4987     SDValue StackSlot = DAG.getFrameIndex(SSFI, getPointerTy());
4988     Tys = DAG.getVTList(MVT::Other);
4989     SmallVector<SDValue, 8> Ops;
4990     Ops.push_back(Chain);
4991     Ops.push_back(Result);
4992     Ops.push_back(StackSlot);
4993     Ops.push_back(DAG.getValueType(Op.getValueType()));
4994     Ops.push_back(InFlag);
4995     Chain = DAG.getNode(X86ISD::FST, dl, Tys, &Ops[0], Ops.size());
4996     Result = DAG.getLoad(Op.getValueType(), dl, Chain, StackSlot,
4997                          PseudoSourceValue::getFixedStack(SSFI), 0);
4998   }
4999
5000   return Result;
5001 }
5002
5003 // LowerUINT_TO_FP_i64 - 64-bit unsigned integer to double expansion.
5004 SDValue X86TargetLowering::LowerUINT_TO_FP_i64(SDValue Op, SelectionDAG &DAG) {
5005   // This algorithm is not obvious. Here it is in C code, more or less:
5006   /*
5007     double uint64_to_double( uint32_t hi, uint32_t lo ) {
5008       static const __m128i exp = { 0x4330000045300000ULL, 0 };
5009       static const __m128d bias = { 0x1.0p84, 0x1.0p52 };
5010
5011       // Copy ints to xmm registers.
5012       __m128i xh = _mm_cvtsi32_si128( hi );
5013       __m128i xl = _mm_cvtsi32_si128( lo );
5014
5015       // Combine into low half of a single xmm register.
5016       __m128i x = _mm_unpacklo_epi32( xh, xl );
5017       __m128d d;
5018       double sd;
5019
5020       // Merge in appropriate exponents to give the integer bits the right
5021       // magnitude.
5022       x = _mm_unpacklo_epi32( x, exp );
5023
5024       // Subtract away the biases to deal with the IEEE-754 double precision
5025       // implicit 1.
5026       d = _mm_sub_pd( (__m128d) x, bias );
5027
5028       // All conversions up to here are exact. The correctly rounded result is
5029       // calculated using the current rounding mode using the following
5030       // horizontal add.
5031       d = _mm_add_sd( d, _mm_unpackhi_pd( d, d ) );
5032       _mm_store_sd( &sd, d );   // Because we are returning doubles in XMM, this
5033                                 // store doesn't really need to be here (except
5034                                 // maybe to zero the other double)
5035       return sd;
5036     }
5037   */
5038
5039   DebugLoc dl = Op.getDebugLoc();
5040
5041   // Build some magic constants.
5042   std::vector<Constant*> CV0;
5043   CV0.push_back(ConstantInt::get(APInt(32, 0x45300000)));
5044   CV0.push_back(ConstantInt::get(APInt(32, 0x43300000)));
5045   CV0.push_back(ConstantInt::get(APInt(32, 0)));
5046   CV0.push_back(ConstantInt::get(APInt(32, 0)));
5047   Constant *C0 = ConstantVector::get(CV0);
5048   SDValue CPIdx0 = DAG.getConstantPool(C0, getPointerTy(), 4);
5049
5050   std::vector<Constant*> CV1;
5051   CV1.push_back(ConstantFP::get(APFloat(APInt(64, 0x4530000000000000ULL))));
5052   CV1.push_back(ConstantFP::get(APFloat(APInt(64, 0x4330000000000000ULL))));
5053   Constant *C1 = ConstantVector::get(CV1);
5054   SDValue CPIdx1 = DAG.getConstantPool(C1, getPointerTy(), 4);
5055
5056   SmallVector<SDValue, 4> MaskVec;
5057   MaskVec.push_back(DAG.getConstant(0, MVT::i32));
5058   MaskVec.push_back(DAG.getConstant(4, MVT::i32));
5059   MaskVec.push_back(DAG.getConstant(1, MVT::i32));
5060   MaskVec.push_back(DAG.getConstant(5, MVT::i32));
5061   SDValue UnpcklMask = DAG.getNode(ISD::BUILD_VECTOR, dl, MVT::v4i32,
5062                                    &MaskVec[0], MaskVec.size());
5063   SmallVector<SDValue, 4> MaskVec2;
5064   MaskVec2.push_back(DAG.getConstant(1, MVT::i32));
5065   MaskVec2.push_back(DAG.getConstant(0, MVT::i32));
5066   SDValue ShufMask = DAG.getNode(ISD::BUILD_VECTOR, dl, MVT::v2i32,
5067                                  &MaskVec2[0], MaskVec2.size());
5068
5069   SDValue XR1 = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, MVT::v4i32,
5070                             DAG.getNode(ISD::EXTRACT_ELEMENT, dl, MVT::i32,
5071                                         Op.getOperand(0),
5072                                         DAG.getIntPtrConstant(1)));
5073   SDValue XR2 = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, MVT::v4i32,
5074                             DAG.getNode(ISD::EXTRACT_ELEMENT, dl, MVT::i32,
5075                                         Op.getOperand(0),
5076                                         DAG.getIntPtrConstant(0)));
5077   SDValue Unpck1 = DAG.getNode(ISD::VECTOR_SHUFFLE, dl, MVT::v4i32,
5078                                 XR1, XR2, UnpcklMask);
5079   SDValue CLod0 = DAG.getLoad(MVT::v4i32, dl, DAG.getEntryNode(), CPIdx0,
5080                               PseudoSourceValue::getConstantPool(), 0,
5081                               false, 16);
5082   SDValue Unpck2 = DAG.getNode(ISD::VECTOR_SHUFFLE, dl, MVT::v4i32,
5083                                Unpck1, CLod0, UnpcklMask);
5084   SDValue XR2F = DAG.getNode(ISD::BIT_CONVERT, dl, MVT::v2f64, Unpck2);
5085   SDValue CLod1 = DAG.getLoad(MVT::v2f64, dl, CLod0.getValue(1), CPIdx1,
5086                               PseudoSourceValue::getConstantPool(), 0,
5087                               false, 16);
5088   SDValue Sub = DAG.getNode(ISD::FSUB, dl, MVT::v2f64, XR2F, CLod1);
5089
5090   // Add the halves; easiest way is to swap them into another reg first.
5091   SDValue Shuf = DAG.getNode(ISD::VECTOR_SHUFFLE, dl, MVT::v2f64,
5092                              Sub, Sub, ShufMask);
5093   SDValue Add = DAG.getNode(ISD::FADD, dl, MVT::v2f64, Shuf, Sub);
5094   return DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::f64, Add,
5095                      DAG.getIntPtrConstant(0));
5096 }
5097
5098 // LowerUINT_TO_FP_i32 - 32-bit unsigned integer to float expansion.
5099 SDValue X86TargetLowering::LowerUINT_TO_FP_i32(SDValue Op, SelectionDAG &DAG) {
5100   DebugLoc dl = Op.getDebugLoc();
5101   // FP constant to bias correct the final result.
5102   SDValue Bias = DAG.getConstantFP(BitsToDouble(0x4330000000000000ULL),
5103                                    MVT::f64);
5104
5105   // Load the 32-bit value into an XMM register.
5106   SDValue Load = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, MVT::v4i32,
5107                              DAG.getNode(ISD::EXTRACT_ELEMENT, dl, MVT::i32,
5108                                          Op.getOperand(0),
5109                                          DAG.getIntPtrConstant(0)));
5110
5111   Load = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::f64,
5112                      DAG.getNode(ISD::BIT_CONVERT, dl, MVT::v2f64, Load),
5113                      DAG.getIntPtrConstant(0));
5114
5115   // Or the load with the bias.
5116   SDValue Or = DAG.getNode(ISD::OR, dl, MVT::v2i64,
5117                            DAG.getNode(ISD::BIT_CONVERT, dl, MVT::v2i64,
5118                                        DAG.getNode(ISD::SCALAR_TO_VECTOR, dl,
5119                                                    MVT::v2f64, Load)),
5120                            DAG.getNode(ISD::BIT_CONVERT, dl, MVT::v2i64,
5121                                        DAG.getNode(ISD::SCALAR_TO_VECTOR, dl,
5122                                                    MVT::v2f64, Bias)));
5123   Or = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::f64,
5124                    DAG.getNode(ISD::BIT_CONVERT, dl, MVT::v2f64, Or),
5125                    DAG.getIntPtrConstant(0));
5126
5127   // Subtract the bias.
5128   SDValue Sub = DAG.getNode(ISD::FSUB, dl, MVT::f64, Or, Bias);
5129
5130   // Handle final rounding.
5131   MVT DestVT = Op.getValueType();
5132
5133   if (DestVT.bitsLT(MVT::f64)) {
5134     return DAG.getNode(ISD::FP_ROUND, dl, DestVT, Sub,
5135                        DAG.getIntPtrConstant(0));
5136   } else if (DestVT.bitsGT(MVT::f64)) {
5137     return DAG.getNode(ISD::FP_EXTEND, dl, DestVT, Sub);
5138   }
5139
5140   // Handle final rounding.
5141   return Sub;
5142 }
5143
5144 SDValue X86TargetLowering::LowerUINT_TO_FP(SDValue Op, SelectionDAG &DAG) {
5145   SDValue N0 = Op.getOperand(0);
5146   DebugLoc dl = Op.getDebugLoc();
5147
5148   // Now not UINT_TO_FP is legal (it's marked custom), dag combiner won't
5149   // optimize it to a SINT_TO_FP when the sign bit is known zero. Perform
5150   // the optimization here.
5151   if (DAG.SignBitIsZero(N0))
5152     return DAG.getNode(ISD::SINT_TO_FP, dl, Op.getValueType(), N0);
5153
5154   MVT SrcVT = N0.getValueType();
5155   if (SrcVT == MVT::i64) {
5156     // We only handle SSE2 f64 target here; caller can handle the rest.
5157     if (Op.getValueType() != MVT::f64 || !X86ScalarSSEf64)
5158       return SDValue();
5159
5160     return LowerUINT_TO_FP_i64(Op, DAG);
5161   } else if (SrcVT == MVT::i32) {
5162     return LowerUINT_TO_FP_i32(Op, DAG);
5163   }
5164
5165   assert(0 && "Unknown UINT_TO_FP to lower!");
5166   return SDValue();
5167 }
5168
5169 std::pair<SDValue,SDValue> X86TargetLowering::
5170 FP_TO_SINTHelper(SDValue Op, SelectionDAG &DAG) {
5171   DebugLoc dl = Op.getDebugLoc();
5172   assert(Op.getValueType().getSimpleVT() <= MVT::i64 &&
5173          Op.getValueType().getSimpleVT() >= MVT::i16 &&
5174          "Unknown FP_TO_SINT to lower!");
5175
5176   // These are really Legal.
5177   if (Op.getValueType() == MVT::i32 &&
5178       isScalarFPTypeInSSEReg(Op.getOperand(0).getValueType()))
5179     return std::make_pair(SDValue(), SDValue());
5180   if (Subtarget->is64Bit() &&
5181       Op.getValueType() == MVT::i64 &&
5182       Op.getOperand(0).getValueType() != MVT::f80)
5183     return std::make_pair(SDValue(), SDValue());
5184
5185   // We lower FP->sint64 into FISTP64, followed by a load, all to a temporary
5186   // stack slot.
5187   MachineFunction &MF = DAG.getMachineFunction();
5188   unsigned MemSize = Op.getValueType().getSizeInBits()/8;
5189   int SSFI = MF.getFrameInfo()->CreateStackObject(MemSize, MemSize);
5190   SDValue StackSlot = DAG.getFrameIndex(SSFI, getPointerTy());
5191   unsigned Opc;
5192   switch (Op.getValueType().getSimpleVT()) {
5193   default: assert(0 && "Invalid FP_TO_SINT to lower!");
5194   case MVT::i16: Opc = X86ISD::FP_TO_INT16_IN_MEM; break;
5195   case MVT::i32: Opc = X86ISD::FP_TO_INT32_IN_MEM; break;
5196   case MVT::i64: Opc = X86ISD::FP_TO_INT64_IN_MEM; break;
5197   }
5198
5199   SDValue Chain = DAG.getEntryNode();
5200   SDValue Value = Op.getOperand(0);
5201   if (isScalarFPTypeInSSEReg(Op.getOperand(0).getValueType())) {
5202     assert(Op.getValueType() == MVT::i64 && "Invalid FP_TO_SINT to lower!");
5203     Chain = DAG.getStore(Chain, dl, Value, StackSlot,
5204                          PseudoSourceValue::getFixedStack(SSFI), 0);
5205     SDVTList Tys = DAG.getVTList(Op.getOperand(0).getValueType(), MVT::Other);
5206     SDValue Ops[] = {
5207       Chain, StackSlot, DAG.getValueType(Op.getOperand(0).getValueType())
5208     };
5209     Value = DAG.getNode(X86ISD::FLD, dl, Tys, Ops, 3);
5210     Chain = Value.getValue(1);
5211     SSFI = MF.getFrameInfo()->CreateStackObject(MemSize, MemSize);
5212     StackSlot = DAG.getFrameIndex(SSFI, getPointerTy());
5213   }
5214
5215   // Build the FP_TO_INT*_IN_MEM
5216   SDValue Ops[] = { Chain, Value, StackSlot };
5217   SDValue FIST = DAG.getNode(Opc, dl, MVT::Other, Ops, 3);
5218
5219   return std::make_pair(FIST, StackSlot);
5220 }
5221
5222 SDValue X86TargetLowering::LowerFP_TO_SINT(SDValue Op, SelectionDAG &DAG) {
5223   std::pair<SDValue,SDValue> Vals = FP_TO_SINTHelper(Op, DAG);
5224   SDValue FIST = Vals.first, StackSlot = Vals.second;
5225   if (FIST.getNode() == 0) return SDValue();
5226
5227   // Load the result.
5228   return DAG.getLoad(Op.getValueType(), Op.getDebugLoc(),
5229                      FIST, StackSlot, NULL, 0);
5230 }
5231
5232 SDValue X86TargetLowering::LowerFABS(SDValue Op, SelectionDAG &DAG) {
5233   DebugLoc dl = Op.getDebugLoc();
5234   MVT VT = Op.getValueType();
5235   MVT EltVT = VT;
5236   if (VT.isVector())
5237     EltVT = VT.getVectorElementType();
5238   std::vector<Constant*> CV;
5239   if (EltVT == MVT::f64) {
5240     Constant *C = ConstantFP::get(APFloat(APInt(64, ~(1ULL << 63))));
5241     CV.push_back(C);
5242     CV.push_back(C);
5243   } else {
5244     Constant *C = ConstantFP::get(APFloat(APInt(32, ~(1U << 31))));
5245     CV.push_back(C);
5246     CV.push_back(C);
5247     CV.push_back(C);
5248     CV.push_back(C);
5249   }
5250   Constant *C = ConstantVector::get(CV);
5251   SDValue CPIdx = DAG.getConstantPool(C, getPointerTy(), 4);
5252   SDValue Mask = DAG.getLoad(VT, dl, DAG.getEntryNode(), CPIdx,
5253                                PseudoSourceValue::getConstantPool(), 0,
5254                                false, 16);
5255   return DAG.getNode(X86ISD::FAND, dl, VT, Op.getOperand(0), Mask);
5256 }
5257
5258 SDValue X86TargetLowering::LowerFNEG(SDValue Op, SelectionDAG &DAG) {
5259   DebugLoc dl = Op.getDebugLoc();
5260   MVT VT = Op.getValueType();
5261   MVT EltVT = VT;
5262   unsigned EltNum = 1;
5263   if (VT.isVector()) {
5264     EltVT = VT.getVectorElementType();
5265     EltNum = VT.getVectorNumElements();
5266   }
5267   std::vector<Constant*> CV;
5268   if (EltVT == MVT::f64) {
5269     Constant *C = ConstantFP::get(APFloat(APInt(64, 1ULL << 63)));
5270     CV.push_back(C);
5271     CV.push_back(C);
5272   } else {
5273     Constant *C = ConstantFP::get(APFloat(APInt(32, 1U << 31)));
5274     CV.push_back(C);
5275     CV.push_back(C);
5276     CV.push_back(C);
5277     CV.push_back(C);
5278   }
5279   Constant *C = ConstantVector::get(CV);
5280   SDValue CPIdx = DAG.getConstantPool(C, getPointerTy(), 4);
5281   SDValue Mask = DAG.getLoad(VT, dl, DAG.getEntryNode(), CPIdx,
5282                                PseudoSourceValue::getConstantPool(), 0,
5283                                false, 16);
5284   if (VT.isVector()) {
5285     return DAG.getNode(ISD::BIT_CONVERT, dl, VT,
5286                        DAG.getNode(ISD::XOR, dl, MVT::v2i64,
5287                     DAG.getNode(ISD::BIT_CONVERT, dl, MVT::v2i64,
5288                                 Op.getOperand(0)),
5289                     DAG.getNode(ISD::BIT_CONVERT, dl, MVT::v2i64, Mask)));
5290   } else {
5291     return DAG.getNode(X86ISD::FXOR, dl, VT, Op.getOperand(0), Mask);
5292   }
5293 }
5294
5295 SDValue X86TargetLowering::LowerFCOPYSIGN(SDValue Op, SelectionDAG &DAG) {
5296   SDValue Op0 = Op.getOperand(0);
5297   SDValue Op1 = Op.getOperand(1);
5298   DebugLoc dl = Op.getDebugLoc();
5299   MVT VT = Op.getValueType();
5300   MVT SrcVT = Op1.getValueType();
5301
5302   // If second operand is smaller, extend it first.
5303   if (SrcVT.bitsLT(VT)) {
5304     Op1 = DAG.getNode(ISD::FP_EXTEND, dl, VT, Op1);
5305     SrcVT = VT;
5306   }
5307   // And if it is bigger, shrink it first.
5308   if (SrcVT.bitsGT(VT)) {
5309     Op1 = DAG.getNode(ISD::FP_ROUND, dl, VT, Op1, DAG.getIntPtrConstant(1));
5310     SrcVT = VT;
5311   }
5312
5313   // At this point the operands and the result should have the same
5314   // type, and that won't be f80 since that is not custom lowered.
5315
5316   // First get the sign bit of second operand.
5317   std::vector<Constant*> CV;
5318   if (SrcVT == MVT::f64) {
5319     CV.push_back(ConstantFP::get(APFloat(APInt(64, 1ULL << 63))));
5320     CV.push_back(ConstantFP::get(APFloat(APInt(64, 0))));
5321   } else {
5322     CV.push_back(ConstantFP::get(APFloat(APInt(32, 1U << 31))));
5323     CV.push_back(ConstantFP::get(APFloat(APInt(32, 0))));
5324     CV.push_back(ConstantFP::get(APFloat(APInt(32, 0))));
5325     CV.push_back(ConstantFP::get(APFloat(APInt(32, 0))));
5326   }
5327   Constant *C = ConstantVector::get(CV);
5328   SDValue CPIdx = DAG.getConstantPool(C, getPointerTy(), 4);
5329   SDValue Mask1 = DAG.getLoad(SrcVT, dl, DAG.getEntryNode(), CPIdx,
5330                                 PseudoSourceValue::getConstantPool(), 0,
5331                                 false, 16);
5332   SDValue SignBit = DAG.getNode(X86ISD::FAND, dl, SrcVT, Op1, Mask1);
5333
5334   // Shift sign bit right or left if the two operands have different types.
5335   if (SrcVT.bitsGT(VT)) {
5336     // Op0 is MVT::f32, Op1 is MVT::f64.
5337     SignBit = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, MVT::v2f64, SignBit);
5338     SignBit = DAG.getNode(X86ISD::FSRL, dl, MVT::v2f64, SignBit,
5339                           DAG.getConstant(32, MVT::i32));
5340     SignBit = DAG.getNode(ISD::BIT_CONVERT, dl, MVT::v4f32, SignBit);
5341     SignBit = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::f32, SignBit,
5342                           DAG.getIntPtrConstant(0));
5343   }
5344
5345   // Clear first operand sign bit.
5346   CV.clear();
5347   if (VT == MVT::f64) {
5348     CV.push_back(ConstantFP::get(APFloat(APInt(64, ~(1ULL << 63)))));
5349     CV.push_back(ConstantFP::get(APFloat(APInt(64, 0))));
5350   } else {
5351     CV.push_back(ConstantFP::get(APFloat(APInt(32, ~(1U << 31)))));
5352     CV.push_back(ConstantFP::get(APFloat(APInt(32, 0))));
5353     CV.push_back(ConstantFP::get(APFloat(APInt(32, 0))));
5354     CV.push_back(ConstantFP::get(APFloat(APInt(32, 0))));
5355   }
5356   C = ConstantVector::get(CV);
5357   CPIdx = DAG.getConstantPool(C, getPointerTy(), 4);
5358   SDValue Mask2 = DAG.getLoad(VT, dl, DAG.getEntryNode(), CPIdx,
5359                                 PseudoSourceValue::getConstantPool(), 0,
5360                                 false, 16);
5361   SDValue Val = DAG.getNode(X86ISD::FAND, dl, VT, Op0, Mask2);
5362
5363   // Or the value with the sign bit.
5364   return DAG.getNode(X86ISD::FOR, dl, VT, Val, SignBit);
5365 }
5366
5367 /// Emit nodes that will be selected as "test Op0,Op0", or something
5368 /// equivalent.
5369 SDValue X86TargetLowering::EmitTest(SDValue Op, unsigned X86CC,
5370                                     SelectionDAG &DAG) {
5371   DebugLoc dl = Op.getDebugLoc();
5372
5373   // CF and OF aren't always set the way we want. Determine which
5374   // of these we need.
5375   bool NeedCF = false;
5376   bool NeedOF = false;
5377   switch (X86CC) {
5378   case X86::COND_A: case X86::COND_AE:
5379   case X86::COND_B: case X86::COND_BE:
5380     NeedCF = true;
5381     break;
5382   case X86::COND_G: case X86::COND_GE:
5383   case X86::COND_L: case X86::COND_LE:
5384   case X86::COND_O: case X86::COND_NO:
5385     NeedOF = true;
5386     break;
5387   default: break;
5388   }
5389
5390   // See if we can use the EFLAGS value from the operand instead of
5391   // doing a separate TEST. TEST always sets OF and CF to 0, so unless
5392   // we prove that the arithmetic won't overflow, we can't use OF or CF.
5393   if (Op.getResNo() == 0 && !NeedOF && !NeedCF) {
5394     unsigned Opcode = 0;
5395     unsigned NumOperands = 0;
5396     switch (Op.getNode()->getOpcode()) {
5397     case ISD::ADD:
5398       // Due to an isel shortcoming, be conservative if this add is likely to
5399       // be selected as part of a load-modify-store instruction. When the root
5400       // node in a match is a store, isel doesn't know how to remap non-chain
5401       // non-flag uses of other nodes in the match, such as the ADD in this
5402       // case. This leads to the ADD being left around and reselected, with
5403       // the result being two adds in the output.
5404       for (SDNode::use_iterator UI = Op.getNode()->use_begin(),
5405            UE = Op.getNode()->use_end(); UI != UE; ++UI)
5406         if (UI->getOpcode() == ISD::STORE)
5407           goto default_case;
5408       if (ConstantSDNode *C =
5409             dyn_cast<ConstantSDNode>(Op.getNode()->getOperand(1))) {
5410         // An add of one will be selected as an INC.
5411         if (C->getAPIntValue() == 1) {
5412           Opcode = X86ISD::INC;
5413           NumOperands = 1;
5414           break;
5415         }
5416         // An add of negative one (subtract of one) will be selected as a DEC.
5417         if (C->getAPIntValue().isAllOnesValue()) {
5418           Opcode = X86ISD::DEC;
5419           NumOperands = 1;
5420           break;
5421         }
5422       }
5423       // Otherwise use a regular EFLAGS-setting add.
5424       Opcode = X86ISD::ADD;
5425       NumOperands = 2;
5426       break;
5427     case ISD::SUB:
5428       // Due to the ISEL shortcoming noted above, be conservative if this sub is
5429       // likely to be selected as part of a load-modify-store instruction.
5430       for (SDNode::use_iterator UI = Op.getNode()->use_begin(),
5431            UE = Op.getNode()->use_end(); UI != UE; ++UI)
5432         if (UI->getOpcode() == ISD::STORE)
5433           goto default_case;
5434       // Otherwise use a regular EFLAGS-setting sub.
5435       Opcode = X86ISD::SUB;
5436       NumOperands = 2;
5437       break;
5438     case X86ISD::ADD:
5439     case X86ISD::SUB:
5440     case X86ISD::INC:
5441     case X86ISD::DEC:
5442       return SDValue(Op.getNode(), 1);
5443     default:
5444     default_case:
5445       break;
5446     }
5447     if (Opcode != 0) {
5448       const MVT *VTs = DAG.getNodeValueTypes(Op.getValueType(), MVT::i32);
5449       SmallVector<SDValue, 4> Ops;
5450       for (unsigned i = 0; i != NumOperands; ++i)
5451         Ops.push_back(Op.getOperand(i));
5452       SDValue New = DAG.getNode(Opcode, dl, VTs, 2, &Ops[0], NumOperands);
5453       DAG.ReplaceAllUsesWith(Op, New);
5454       return SDValue(New.getNode(), 1);
5455     }
5456   }
5457
5458   // Otherwise just emit a CMP with 0, which is the TEST pattern.
5459   return DAG.getNode(X86ISD::CMP, dl, MVT::i32, Op,
5460                      DAG.getConstant(0, Op.getValueType()));
5461 }
5462
5463 /// Emit nodes that will be selected as "cmp Op0,Op1", or something
5464 /// equivalent.
5465 SDValue X86TargetLowering::EmitCmp(SDValue Op0, SDValue Op1, unsigned X86CC,
5466                                    SelectionDAG &DAG) {
5467   if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op1))
5468     if (C->getAPIntValue() == 0)
5469       return EmitTest(Op0, X86CC, DAG);
5470
5471   DebugLoc dl = Op0.getDebugLoc();
5472   return DAG.getNode(X86ISD::CMP, dl, MVT::i32, Op0, Op1);
5473 }
5474
5475 SDValue X86TargetLowering::LowerSETCC(SDValue Op, SelectionDAG &DAG) {
5476   assert(Op.getValueType() == MVT::i8 && "SetCC type must be 8-bit integer");
5477   SDValue Op0 = Op.getOperand(0);
5478   SDValue Op1 = Op.getOperand(1);
5479   DebugLoc dl = Op.getDebugLoc();
5480   ISD::CondCode CC = cast<CondCodeSDNode>(Op.getOperand(2))->get();
5481
5482   // Lower (X & (1 << N)) == 0 to BT(X, N).
5483   // Lower ((X >>u N) & 1) != 0 to BT(X, N).
5484   // Lower ((X >>s N) & 1) != 0 to BT(X, N).
5485   if (Op0.getOpcode() == ISD::AND &&
5486       Op0.hasOneUse() &&
5487       Op1.getOpcode() == ISD::Constant &&
5488       cast<ConstantSDNode>(Op1)->getZExtValue() == 0 &&
5489       (CC == ISD::SETEQ || CC == ISD::SETNE)) {
5490     SDValue LHS, RHS;
5491     if (Op0.getOperand(1).getOpcode() == ISD::SHL) {
5492       if (ConstantSDNode *Op010C =
5493             dyn_cast<ConstantSDNode>(Op0.getOperand(1).getOperand(0)))
5494         if (Op010C->getZExtValue() == 1) {
5495           LHS = Op0.getOperand(0);
5496           RHS = Op0.getOperand(1).getOperand(1);
5497         }
5498     } else if (Op0.getOperand(0).getOpcode() == ISD::SHL) {
5499       if (ConstantSDNode *Op000C =
5500             dyn_cast<ConstantSDNode>(Op0.getOperand(0).getOperand(0)))
5501         if (Op000C->getZExtValue() == 1) {
5502           LHS = Op0.getOperand(1);
5503           RHS = Op0.getOperand(0).getOperand(1);
5504         }
5505     } else if (Op0.getOperand(1).getOpcode() == ISD::Constant) {
5506       ConstantSDNode *AndRHS = cast<ConstantSDNode>(Op0.getOperand(1));
5507       SDValue AndLHS = Op0.getOperand(0);
5508       if (AndRHS->getZExtValue() == 1 && AndLHS.getOpcode() == ISD::SRL) {
5509         LHS = AndLHS.getOperand(0);
5510         RHS = AndLHS.getOperand(1);
5511       }
5512     }
5513
5514     if (LHS.getNode()) {
5515       // If LHS is i8, promote it to i16 with any_extend.  There is no i8 BT
5516       // instruction.  Since the shift amount is in-range-or-undefined, we know
5517       // that doing a bittest on the i16 value is ok.  We extend to i32 because
5518       // the encoding for the i16 version is larger than the i32 version.
5519       if (LHS.getValueType() == MVT::i8)
5520         LHS = DAG.getNode(ISD::ANY_EXTEND, dl, MVT::i32, LHS);
5521
5522       // If the operand types disagree, extend the shift amount to match.  Since
5523       // BT ignores high bits (like shifts) we can use anyextend.
5524       if (LHS.getValueType() != RHS.getValueType())
5525         RHS = DAG.getNode(ISD::ANY_EXTEND, dl, LHS.getValueType(), RHS);
5526
5527       SDValue BT = DAG.getNode(X86ISD::BT, dl, MVT::i32, LHS, RHS);
5528       unsigned Cond = CC == ISD::SETEQ ? X86::COND_AE : X86::COND_B;
5529       return DAG.getNode(X86ISD::SETCC, dl, MVT::i8,
5530                          DAG.getConstant(Cond, MVT::i8), BT);
5531     }
5532   }
5533
5534   bool isFP = Op.getOperand(1).getValueType().isFloatingPoint();
5535   unsigned X86CC = TranslateX86CC(CC, isFP, Op0, Op1, DAG);
5536
5537   SDValue Cond = EmitCmp(Op0, Op1, X86CC, DAG);
5538   return DAG.getNode(X86ISD::SETCC, dl, MVT::i8,
5539                      DAG.getConstant(X86CC, MVT::i8), Cond);
5540 }
5541
5542 SDValue X86TargetLowering::LowerVSETCC(SDValue Op, SelectionDAG &DAG) {
5543   SDValue Cond;
5544   SDValue Op0 = Op.getOperand(0);
5545   SDValue Op1 = Op.getOperand(1);
5546   SDValue CC = Op.getOperand(2);
5547   MVT VT = Op.getValueType();
5548   ISD::CondCode SetCCOpcode = cast<CondCodeSDNode>(CC)->get();
5549   bool isFP = Op.getOperand(1).getValueType().isFloatingPoint();
5550   DebugLoc dl = Op.getDebugLoc();
5551
5552   if (isFP) {
5553     unsigned SSECC = 8;
5554     MVT VT0 = Op0.getValueType();
5555     assert(VT0 == MVT::v4f32 || VT0 == MVT::v2f64);
5556     unsigned Opc = VT0 == MVT::v4f32 ? X86ISD::CMPPS : X86ISD::CMPPD;
5557     bool Swap = false;
5558
5559     switch (SetCCOpcode) {
5560     default: break;
5561     case ISD::SETOEQ:
5562     case ISD::SETEQ:  SSECC = 0; break;
5563     case ISD::SETOGT:
5564     case ISD::SETGT: Swap = true; // Fallthrough
5565     case ISD::SETLT:
5566     case ISD::SETOLT: SSECC = 1; break;
5567     case ISD::SETOGE:
5568     case ISD::SETGE: Swap = true; // Fallthrough
5569     case ISD::SETLE:
5570     case ISD::SETOLE: SSECC = 2; break;
5571     case ISD::SETUO:  SSECC = 3; break;
5572     case ISD::SETUNE:
5573     case ISD::SETNE:  SSECC = 4; break;
5574     case ISD::SETULE: Swap = true;
5575     case ISD::SETUGE: SSECC = 5; break;
5576     case ISD::SETULT: Swap = true;
5577     case ISD::SETUGT: SSECC = 6; break;
5578     case ISD::SETO:   SSECC = 7; break;
5579     }
5580     if (Swap)
5581       std::swap(Op0, Op1);
5582
5583     // In the two special cases we can't handle, emit two comparisons.
5584     if (SSECC == 8) {
5585       if (SetCCOpcode == ISD::SETUEQ) {
5586         SDValue UNORD, EQ;
5587         UNORD = DAG.getNode(Opc, dl, VT, Op0, Op1, DAG.getConstant(3, MVT::i8));
5588         EQ = DAG.getNode(Opc, dl, VT, Op0, Op1, DAG.getConstant(0, MVT::i8));
5589         return DAG.getNode(ISD::OR, dl, VT, UNORD, EQ);
5590       }
5591       else if (SetCCOpcode == ISD::SETONE) {
5592         SDValue ORD, NEQ;
5593         ORD = DAG.getNode(Opc, dl, VT, Op0, Op1, DAG.getConstant(7, MVT::i8));
5594         NEQ = DAG.getNode(Opc, dl, VT, Op0, Op1, DAG.getConstant(4, MVT::i8));
5595         return DAG.getNode(ISD::AND, dl, VT, ORD, NEQ);
5596       }
5597       assert(0 && "Illegal FP comparison");
5598     }
5599     // Handle all other FP comparisons here.
5600     return DAG.getNode(Opc, dl, VT, Op0, Op1, DAG.getConstant(SSECC, MVT::i8));
5601   }
5602
5603   // We are handling one of the integer comparisons here.  Since SSE only has
5604   // GT and EQ comparisons for integer, swapping operands and multiple
5605   // operations may be required for some comparisons.
5606   unsigned Opc = 0, EQOpc = 0, GTOpc = 0;
5607   bool Swap = false, Invert = false, FlipSigns = false;
5608
5609   switch (VT.getSimpleVT()) {
5610   default: break;
5611   case MVT::v16i8: EQOpc = X86ISD::PCMPEQB; GTOpc = X86ISD::PCMPGTB; break;
5612   case MVT::v8i16: EQOpc = X86ISD::PCMPEQW; GTOpc = X86ISD::PCMPGTW; break;
5613   case MVT::v4i32: EQOpc = X86ISD::PCMPEQD; GTOpc = X86ISD::PCMPGTD; break;
5614   case MVT::v2i64: EQOpc = X86ISD::PCMPEQQ; GTOpc = X86ISD::PCMPGTQ; break;
5615   }
5616
5617   switch (SetCCOpcode) {
5618   default: break;
5619   case ISD::SETNE:  Invert = true;
5620   case ISD::SETEQ:  Opc = EQOpc; break;
5621   case ISD::SETLT:  Swap = true;
5622   case ISD::SETGT:  Opc = GTOpc; break;
5623   case ISD::SETGE:  Swap = true;
5624   case ISD::SETLE:  Opc = GTOpc; Invert = true; break;
5625   case ISD::SETULT: Swap = true;
5626   case ISD::SETUGT: Opc = GTOpc; FlipSigns = true; break;
5627   case ISD::SETUGE: Swap = true;
5628   case ISD::SETULE: Opc = GTOpc; FlipSigns = true; Invert = true; break;
5629   }
5630   if (Swap)
5631     std::swap(Op0, Op1);
5632
5633   // Since SSE has no unsigned integer comparisons, we need to flip  the sign
5634   // bits of the inputs before performing those operations.
5635   if (FlipSigns) {
5636     MVT EltVT = VT.getVectorElementType();
5637     SDValue SignBit = DAG.getConstant(APInt::getSignBit(EltVT.getSizeInBits()),
5638                                       EltVT);
5639     std::vector<SDValue> SignBits(VT.getVectorNumElements(), SignBit);
5640     SDValue SignVec = DAG.getNode(ISD::BUILD_VECTOR, dl, VT, &SignBits[0],
5641                                     SignBits.size());
5642     Op0 = DAG.getNode(ISD::XOR, dl, VT, Op0, SignVec);
5643     Op1 = DAG.getNode(ISD::XOR, dl, VT, Op1, SignVec);
5644   }
5645
5646   SDValue Result = DAG.getNode(Opc, dl, VT, Op0, Op1);
5647
5648   // If the logical-not of the result is required, perform that now.
5649   if (Invert)
5650     Result = DAG.getNOT(dl, Result, VT);
5651
5652   return Result;
5653 }
5654
5655 // isX86LogicalCmp - Return true if opcode is a X86 logical comparison.
5656 static bool isX86LogicalCmp(SDValue Op) {
5657   unsigned Opc = Op.getNode()->getOpcode();
5658   if (Opc == X86ISD::CMP || Opc == X86ISD::COMI || Opc == X86ISD::UCOMI)
5659     return true;
5660   if (Op.getResNo() == 1 &&
5661       (Opc == X86ISD::ADD ||
5662        Opc == X86ISD::SUB ||
5663        Opc == X86ISD::SMUL ||
5664        Opc == X86ISD::UMUL ||
5665        Opc == X86ISD::INC ||
5666        Opc == X86ISD::DEC))
5667     return true;
5668
5669   return false;
5670 }
5671
5672 SDValue X86TargetLowering::LowerSELECT(SDValue Op, SelectionDAG &DAG) {
5673   bool addTest = true;
5674   SDValue Cond  = Op.getOperand(0);
5675   DebugLoc dl = Op.getDebugLoc();
5676   SDValue CC;
5677
5678   if (Cond.getOpcode() == ISD::SETCC)
5679     Cond = LowerSETCC(Cond, DAG);
5680
5681   // If condition flag is set by a X86ISD::CMP, then use it as the condition
5682   // setting operand in place of the X86ISD::SETCC.
5683   if (Cond.getOpcode() == X86ISD::SETCC) {
5684     CC = Cond.getOperand(0);
5685
5686     SDValue Cmp = Cond.getOperand(1);
5687     unsigned Opc = Cmp.getOpcode();
5688     MVT VT = Op.getValueType();
5689
5690     bool IllegalFPCMov = false;
5691     if (VT.isFloatingPoint() && !VT.isVector() &&
5692         !isScalarFPTypeInSSEReg(VT))  // FPStack?
5693       IllegalFPCMov = !hasFPCMov(cast<ConstantSDNode>(CC)->getSExtValue());
5694
5695     if ((isX86LogicalCmp(Cmp) && !IllegalFPCMov) || Opc == X86ISD::BT) { // FIXME
5696       Cond = Cmp;
5697       addTest = false;
5698     }
5699   }
5700
5701   if (addTest) {
5702     CC = DAG.getConstant(X86::COND_NE, MVT::i8);
5703     Cond = EmitTest(Cond, X86::COND_NE, DAG);
5704   }
5705
5706   const MVT *VTs = DAG.getNodeValueTypes(Op.getValueType(),
5707                                                     MVT::Flag);
5708   SmallVector<SDValue, 4> Ops;
5709   // X86ISD::CMOV means set the result (which is operand 1) to the RHS if
5710   // condition is true.
5711   Ops.push_back(Op.getOperand(2));
5712   Ops.push_back(Op.getOperand(1));
5713   Ops.push_back(CC);
5714   Ops.push_back(Cond);
5715   return DAG.getNode(X86ISD::CMOV, dl, VTs, 2, &Ops[0], Ops.size());
5716 }
5717
5718 // isAndOrOfSingleUseSetCCs - Return true if node is an ISD::AND or
5719 // ISD::OR of two X86ISD::SETCC nodes each of which has no other use apart
5720 // from the AND / OR.
5721 static bool isAndOrOfSetCCs(SDValue Op, unsigned &Opc) {
5722   Opc = Op.getOpcode();
5723   if (Opc != ISD::OR && Opc != ISD::AND)
5724     return false;
5725   return (Op.getOperand(0).getOpcode() == X86ISD::SETCC &&
5726           Op.getOperand(0).hasOneUse() &&
5727           Op.getOperand(1).getOpcode() == X86ISD::SETCC &&
5728           Op.getOperand(1).hasOneUse());
5729 }
5730
5731 // isXor1OfSetCC - Return true if node is an ISD::XOR of a X86ISD::SETCC and
5732 // 1 and that the SETCC node has a single use.
5733 static bool isXor1OfSetCC(SDValue Op) {
5734   if (Op.getOpcode() != ISD::XOR)
5735     return false;
5736   ConstantSDNode *N1C = dyn_cast<ConstantSDNode>(Op.getOperand(1));
5737   if (N1C && N1C->getAPIntValue() == 1) {
5738     return Op.getOperand(0).getOpcode() == X86ISD::SETCC &&
5739       Op.getOperand(0).hasOneUse();
5740   }
5741   return false;
5742 }
5743
5744 SDValue X86TargetLowering::LowerBRCOND(SDValue Op, SelectionDAG &DAG) {
5745   bool addTest = true;
5746   SDValue Chain = Op.getOperand(0);
5747   SDValue Cond  = Op.getOperand(1);
5748   SDValue Dest  = Op.getOperand(2);
5749   DebugLoc dl = Op.getDebugLoc();
5750   SDValue CC;
5751
5752   if (Cond.getOpcode() == ISD::SETCC)
5753     Cond = LowerSETCC(Cond, DAG);
5754 #if 0
5755   // FIXME: LowerXALUO doesn't handle these!!
5756   else if (Cond.getOpcode() == X86ISD::ADD  ||
5757            Cond.getOpcode() == X86ISD::SUB  ||
5758            Cond.getOpcode() == X86ISD::SMUL ||
5759            Cond.getOpcode() == X86ISD::UMUL)
5760     Cond = LowerXALUO(Cond, DAG);
5761 #endif
5762
5763   // If condition flag is set by a X86ISD::CMP, then use it as the condition
5764   // setting operand in place of the X86ISD::SETCC.
5765   if (Cond.getOpcode() == X86ISD::SETCC) {
5766     CC = Cond.getOperand(0);
5767
5768     SDValue Cmp = Cond.getOperand(1);
5769     unsigned Opc = Cmp.getOpcode();
5770     // FIXME: WHY THE SPECIAL CASING OF LogicalCmp??
5771     if (isX86LogicalCmp(Cmp) || Opc == X86ISD::BT) {
5772       Cond = Cmp;
5773       addTest = false;
5774     } else {
5775       switch (cast<ConstantSDNode>(CC)->getZExtValue()) {
5776       default: break;
5777       case X86::COND_O:
5778       case X86::COND_B:
5779         // These can only come from an arithmetic instruction with overflow,
5780         // e.g. SADDO, UADDO.
5781         Cond = Cond.getNode()->getOperand(1);
5782         addTest = false;
5783         break;
5784       }
5785     }
5786   } else {
5787     unsigned CondOpc;
5788     if (Cond.hasOneUse() && isAndOrOfSetCCs(Cond, CondOpc)) {
5789       SDValue Cmp = Cond.getOperand(0).getOperand(1);
5790       if (CondOpc == ISD::OR) {
5791         // Also, recognize the pattern generated by an FCMP_UNE. We can emit
5792         // two branches instead of an explicit OR instruction with a
5793         // separate test.
5794         if (Cmp == Cond.getOperand(1).getOperand(1) &&
5795             isX86LogicalCmp(Cmp)) {
5796           CC = Cond.getOperand(0).getOperand(0);
5797           Chain = DAG.getNode(X86ISD::BRCOND, dl, Op.getValueType(),
5798                               Chain, Dest, CC, Cmp);
5799           CC = Cond.getOperand(1).getOperand(0);
5800           Cond = Cmp;
5801           addTest = false;
5802         }
5803       } else { // ISD::AND
5804         // Also, recognize the pattern generated by an FCMP_OEQ. We can emit
5805         // two branches instead of an explicit AND instruction with a
5806         // separate test. However, we only do this if this block doesn't
5807         // have a fall-through edge, because this requires an explicit
5808         // jmp when the condition is false.
5809         if (Cmp == Cond.getOperand(1).getOperand(1) &&
5810             isX86LogicalCmp(Cmp) &&
5811             Op.getNode()->hasOneUse()) {
5812           X86::CondCode CCode =
5813             (X86::CondCode)Cond.getOperand(0).getConstantOperandVal(0);
5814           CCode = X86::GetOppositeBranchCondition(CCode);
5815           CC = DAG.getConstant(CCode, MVT::i8);
5816           SDValue User = SDValue(*Op.getNode()->use_begin(), 0);
5817           // Look for an unconditional branch following this conditional branch.
5818           // We need this because we need to reverse the successors in order
5819           // to implement FCMP_OEQ.
5820           if (User.getOpcode() == ISD::BR) {
5821             SDValue FalseBB = User.getOperand(1);
5822             SDValue NewBR =
5823               DAG.UpdateNodeOperands(User, User.getOperand(0), Dest);
5824             assert(NewBR == User);
5825             Dest = FalseBB;
5826
5827             Chain = DAG.getNode(X86ISD::BRCOND, dl, Op.getValueType(),
5828                                 Chain, Dest, CC, Cmp);
5829             X86::CondCode CCode =
5830               (X86::CondCode)Cond.getOperand(1).getConstantOperandVal(0);
5831             CCode = X86::GetOppositeBranchCondition(CCode);
5832             CC = DAG.getConstant(CCode, MVT::i8);
5833             Cond = Cmp;
5834             addTest = false;
5835           }
5836         }
5837       }
5838     } else if (Cond.hasOneUse() && isXor1OfSetCC(Cond)) {
5839       // Recognize for xorb (setcc), 1 patterns. The xor inverts the condition.
5840       // It should be transformed during dag combiner except when the condition
5841       // is set by a arithmetics with overflow node.
5842       X86::CondCode CCode =
5843         (X86::CondCode)Cond.getOperand(0).getConstantOperandVal(0);
5844       CCode = X86::GetOppositeBranchCondition(CCode);
5845       CC = DAG.getConstant(CCode, MVT::i8);
5846       Cond = Cond.getOperand(0).getOperand(1);
5847       addTest = false;
5848     }
5849   }
5850
5851   if (addTest) {
5852     CC = DAG.getConstant(X86::COND_NE, MVT::i8);
5853     Cond = EmitTest(Cond, X86::COND_NE, DAG);
5854   }
5855   return DAG.getNode(X86ISD::BRCOND, dl, Op.getValueType(),
5856                      Chain, Dest, CC, Cond);
5857 }
5858
5859
5860 // Lower dynamic stack allocation to _alloca call for Cygwin/Mingw targets.
5861 // Calls to _alloca is needed to probe the stack when allocating more than 4k
5862 // bytes in one go. Touching the stack at 4K increments is necessary to ensure
5863 // that the guard pages used by the OS virtual memory manager are allocated in
5864 // correct sequence.
5865 SDValue
5866 X86TargetLowering::LowerDYNAMIC_STACKALLOC(SDValue Op,
5867                                            SelectionDAG &DAG) {
5868   assert(Subtarget->isTargetCygMing() &&
5869          "This should be used only on Cygwin/Mingw targets");
5870   DebugLoc dl = Op.getDebugLoc();
5871
5872   // Get the inputs.
5873   SDValue Chain = Op.getOperand(0);
5874   SDValue Size  = Op.getOperand(1);
5875   // FIXME: Ensure alignment here
5876
5877   SDValue Flag;
5878
5879   MVT IntPtr = getPointerTy();
5880   MVT SPTy = Subtarget->is64Bit() ? MVT::i64 : MVT::i32;
5881
5882   Chain = DAG.getCALLSEQ_START(Chain, DAG.getIntPtrConstant(0, true));
5883
5884   Chain = DAG.getCopyToReg(Chain, dl, X86::EAX, Size, Flag);
5885   Flag = Chain.getValue(1);
5886
5887   SDVTList  NodeTys = DAG.getVTList(MVT::Other, MVT::Flag);
5888   SDValue Ops[] = { Chain,
5889                       DAG.getTargetExternalSymbol("_alloca", IntPtr),
5890                       DAG.getRegister(X86::EAX, IntPtr),
5891                       DAG.getRegister(X86StackPtr, SPTy),
5892                       Flag };
5893   Chain = DAG.getNode(X86ISD::CALL, dl, NodeTys, Ops, 5);
5894   Flag = Chain.getValue(1);
5895
5896   Chain = DAG.getCALLSEQ_END(Chain,
5897                              DAG.getIntPtrConstant(0, true),
5898                              DAG.getIntPtrConstant(0, true),
5899                              Flag);
5900
5901   Chain = DAG.getCopyFromReg(Chain, dl, X86StackPtr, SPTy).getValue(1);
5902
5903   SDValue Ops1[2] = { Chain.getValue(0), Chain };
5904   return DAG.getMergeValues(Ops1, 2, dl);
5905 }
5906
5907 SDValue
5908 X86TargetLowering::EmitTargetCodeForMemset(SelectionDAG &DAG, DebugLoc dl,
5909                                            SDValue Chain,
5910                                            SDValue Dst, SDValue Src,
5911                                            SDValue Size, unsigned Align,
5912                                            const Value *DstSV,
5913                                            uint64_t DstSVOff) {
5914   ConstantSDNode *ConstantSize = dyn_cast<ConstantSDNode>(Size);
5915
5916   // If not DWORD aligned or size is more than the threshold, call the library.
5917   // The libc version is likely to be faster for these cases. It can use the
5918   // address value and run time information about the CPU.
5919   if ((Align & 3) != 0 ||
5920       !ConstantSize ||
5921       ConstantSize->getZExtValue() >
5922         getSubtarget()->getMaxInlineSizeThreshold()) {
5923     SDValue InFlag(0, 0);
5924
5925     // Check to see if there is a specialized entry-point for memory zeroing.
5926     ConstantSDNode *V = dyn_cast<ConstantSDNode>(Src);
5927
5928     if (const char *bzeroEntry =  V &&
5929         V->isNullValue() ? Subtarget->getBZeroEntry() : 0) {
5930       MVT IntPtr = getPointerTy();
5931       const Type *IntPtrTy = TD->getIntPtrType();
5932       TargetLowering::ArgListTy Args;
5933       TargetLowering::ArgListEntry Entry;
5934       Entry.Node = Dst;
5935       Entry.Ty = IntPtrTy;
5936       Args.push_back(Entry);
5937       Entry.Node = Size;
5938       Args.push_back(Entry);
5939       std::pair<SDValue,SDValue> CallResult =
5940         LowerCallTo(Chain, Type::VoidTy, false, false, false, false,
5941                     CallingConv::C, false,
5942                     DAG.getExternalSymbol(bzeroEntry, IntPtr), Args, DAG, dl);
5943       return CallResult.second;
5944     }
5945
5946     // Otherwise have the target-independent code call memset.
5947     return SDValue();
5948   }
5949
5950   uint64_t SizeVal = ConstantSize->getZExtValue();
5951   SDValue InFlag(0, 0);
5952   MVT AVT;
5953   SDValue Count;
5954   ConstantSDNode *ValC = dyn_cast<ConstantSDNode>(Src);
5955   unsigned BytesLeft = 0;
5956   bool TwoRepStos = false;
5957   if (ValC) {
5958     unsigned ValReg;
5959     uint64_t Val = ValC->getZExtValue() & 255;
5960
5961     // If the value is a constant, then we can potentially use larger sets.
5962     switch (Align & 3) {
5963     case 2:   // WORD aligned
5964       AVT = MVT::i16;
5965       ValReg = X86::AX;
5966       Val = (Val << 8) | Val;
5967       break;
5968     case 0:  // DWORD aligned
5969       AVT = MVT::i32;
5970       ValReg = X86::EAX;
5971       Val = (Val << 8)  | Val;
5972       Val = (Val << 16) | Val;
5973       if (Subtarget->is64Bit() && ((Align & 0x7) == 0)) {  // QWORD aligned
5974         AVT = MVT::i64;
5975         ValReg = X86::RAX;
5976         Val = (Val << 32) | Val;
5977       }
5978       break;
5979     default:  // Byte aligned
5980       AVT = MVT::i8;
5981       ValReg = X86::AL;
5982       Count = DAG.getIntPtrConstant(SizeVal);
5983       break;
5984     }
5985
5986     if (AVT.bitsGT(MVT::i8)) {
5987       unsigned UBytes = AVT.getSizeInBits() / 8;
5988       Count = DAG.getIntPtrConstant(SizeVal / UBytes);
5989       BytesLeft = SizeVal % UBytes;
5990     }
5991
5992     Chain  = DAG.getCopyToReg(Chain, dl, ValReg, DAG.getConstant(Val, AVT),
5993                               InFlag);
5994     InFlag = Chain.getValue(1);
5995   } else {
5996     AVT = MVT::i8;
5997     Count  = DAG.getIntPtrConstant(SizeVal);
5998     Chain  = DAG.getCopyToReg(Chain, dl, X86::AL, Src, InFlag);
5999     InFlag = Chain.getValue(1);
6000   }
6001
6002   Chain  = DAG.getCopyToReg(Chain, dl, Subtarget->is64Bit() ? X86::RCX :
6003                                                               X86::ECX,
6004                             Count, InFlag);
6005   InFlag = Chain.getValue(1);
6006   Chain  = DAG.getCopyToReg(Chain, dl, Subtarget->is64Bit() ? X86::RDI :
6007                                                               X86::EDI,
6008                             Dst, InFlag);
6009   InFlag = Chain.getValue(1);
6010
6011   SDVTList Tys = DAG.getVTList(MVT::Other, MVT::Flag);
6012   SmallVector<SDValue, 8> Ops;
6013   Ops.push_back(Chain);
6014   Ops.push_back(DAG.getValueType(AVT));
6015   Ops.push_back(InFlag);
6016   Chain  = DAG.getNode(X86ISD::REP_STOS, dl, Tys, &Ops[0], Ops.size());
6017
6018   if (TwoRepStos) {
6019     InFlag = Chain.getValue(1);
6020     Count  = Size;
6021     MVT CVT = Count.getValueType();
6022     SDValue Left = DAG.getNode(ISD::AND, dl, CVT, Count,
6023                                DAG.getConstant((AVT == MVT::i64) ? 7 : 3, CVT));
6024     Chain  = DAG.getCopyToReg(Chain, dl, (CVT == MVT::i64) ? X86::RCX :
6025                                                              X86::ECX,
6026                               Left, InFlag);
6027     InFlag = Chain.getValue(1);
6028     Tys = DAG.getVTList(MVT::Other, MVT::Flag);
6029     Ops.clear();
6030     Ops.push_back(Chain);
6031     Ops.push_back(DAG.getValueType(MVT::i8));
6032     Ops.push_back(InFlag);
6033     Chain  = DAG.getNode(X86ISD::REP_STOS, dl, Tys, &Ops[0], Ops.size());
6034   } else if (BytesLeft) {
6035     // Handle the last 1 - 7 bytes.
6036     unsigned Offset = SizeVal - BytesLeft;
6037     MVT AddrVT = Dst.getValueType();
6038     MVT SizeVT = Size.getValueType();
6039
6040     Chain = DAG.getMemset(Chain, dl,
6041                           DAG.getNode(ISD::ADD, dl, AddrVT, Dst,
6042                                       DAG.getConstant(Offset, AddrVT)),
6043                           Src,
6044                           DAG.getConstant(BytesLeft, SizeVT),
6045                           Align, DstSV, DstSVOff + Offset);
6046   }
6047
6048   // TODO: Use a Tokenfactor, as in memcpy, instead of a single chain.
6049   return Chain;
6050 }
6051
6052 SDValue
6053 X86TargetLowering::EmitTargetCodeForMemcpy(SelectionDAG &DAG, DebugLoc dl,
6054                                       SDValue Chain, SDValue Dst, SDValue Src,
6055                                       SDValue Size, unsigned Align,
6056                                       bool AlwaysInline,
6057                                       const Value *DstSV, uint64_t DstSVOff,
6058                                       const Value *SrcSV, uint64_t SrcSVOff) {
6059   // This requires the copy size to be a constant, preferrably
6060   // within a subtarget-specific limit.
6061   ConstantSDNode *ConstantSize = dyn_cast<ConstantSDNode>(Size);
6062   if (!ConstantSize)
6063     return SDValue();
6064   uint64_t SizeVal = ConstantSize->getZExtValue();
6065   if (!AlwaysInline && SizeVal > getSubtarget()->getMaxInlineSizeThreshold())
6066     return SDValue();
6067
6068   /// If not DWORD aligned, call the library.
6069   if ((Align & 3) != 0)
6070     return SDValue();
6071
6072   // DWORD aligned
6073   MVT AVT = MVT::i32;
6074   if (Subtarget->is64Bit() && ((Align & 0x7) == 0))  // QWORD aligned
6075     AVT = MVT::i64;
6076
6077   unsigned UBytes = AVT.getSizeInBits() / 8;
6078   unsigned CountVal = SizeVal / UBytes;
6079   SDValue Count = DAG.getIntPtrConstant(CountVal);
6080   unsigned BytesLeft = SizeVal % UBytes;
6081
6082   SDValue InFlag(0, 0);
6083   Chain  = DAG.getCopyToReg(Chain, dl, Subtarget->is64Bit() ? X86::RCX :
6084                                                               X86::ECX,
6085                             Count, InFlag);
6086   InFlag = Chain.getValue(1);
6087   Chain  = DAG.getCopyToReg(Chain, dl, Subtarget->is64Bit() ? X86::RDI :
6088                                                              X86::EDI,
6089                             Dst, InFlag);
6090   InFlag = Chain.getValue(1);
6091   Chain  = DAG.getCopyToReg(Chain, dl, Subtarget->is64Bit() ? X86::RSI :
6092                                                               X86::ESI,
6093                             Src, InFlag);
6094   InFlag = Chain.getValue(1);
6095
6096   SDVTList Tys = DAG.getVTList(MVT::Other, MVT::Flag);
6097   SmallVector<SDValue, 8> Ops;
6098   Ops.push_back(Chain);
6099   Ops.push_back(DAG.getValueType(AVT));
6100   Ops.push_back(InFlag);
6101   SDValue RepMovs = DAG.getNode(X86ISD::REP_MOVS, dl, Tys, &Ops[0], Ops.size());
6102
6103   SmallVector<SDValue, 4> Results;
6104   Results.push_back(RepMovs);
6105   if (BytesLeft) {
6106     // Handle the last 1 - 7 bytes.
6107     unsigned Offset = SizeVal - BytesLeft;
6108     MVT DstVT = Dst.getValueType();
6109     MVT SrcVT = Src.getValueType();
6110     MVT SizeVT = Size.getValueType();
6111     Results.push_back(DAG.getMemcpy(Chain, dl,
6112                                     DAG.getNode(ISD::ADD, dl, DstVT, Dst,
6113                                                 DAG.getConstant(Offset, DstVT)),
6114                                     DAG.getNode(ISD::ADD, dl, SrcVT, Src,
6115                                                 DAG.getConstant(Offset, SrcVT)),
6116                                     DAG.getConstant(BytesLeft, SizeVT),
6117                                     Align, AlwaysInline,
6118                                     DstSV, DstSVOff + Offset,
6119                                     SrcSV, SrcSVOff + Offset));
6120   }
6121
6122   return DAG.getNode(ISD::TokenFactor, dl, MVT::Other,
6123                      &Results[0], Results.size());
6124 }
6125
6126 SDValue X86TargetLowering::LowerVASTART(SDValue Op, SelectionDAG &DAG) {
6127   const Value *SV = cast<SrcValueSDNode>(Op.getOperand(2))->getValue();
6128   DebugLoc dl = Op.getDebugLoc();
6129
6130   if (!Subtarget->is64Bit()) {
6131     // vastart just stores the address of the VarArgsFrameIndex slot into the
6132     // memory location argument.
6133     SDValue FR = DAG.getFrameIndex(VarArgsFrameIndex, getPointerTy());
6134     return DAG.getStore(Op.getOperand(0), dl, FR, Op.getOperand(1), SV, 0);
6135   }
6136
6137   // __va_list_tag:
6138   //   gp_offset         (0 - 6 * 8)
6139   //   fp_offset         (48 - 48 + 8 * 16)
6140   //   overflow_arg_area (point to parameters coming in memory).
6141   //   reg_save_area
6142   SmallVector<SDValue, 8> MemOps;
6143   SDValue FIN = Op.getOperand(1);
6144   // Store gp_offset
6145   SDValue Store = DAG.getStore(Op.getOperand(0), dl,
6146                                  DAG.getConstant(VarArgsGPOffset, MVT::i32),
6147                                  FIN, SV, 0);
6148   MemOps.push_back(Store);
6149
6150   // Store fp_offset
6151   FIN = DAG.getNode(ISD::ADD, dl, getPointerTy(),
6152                     FIN, DAG.getIntPtrConstant(4));
6153   Store = DAG.getStore(Op.getOperand(0), dl,
6154                        DAG.getConstant(VarArgsFPOffset, MVT::i32),
6155                        FIN, SV, 0);
6156   MemOps.push_back(Store);
6157
6158   // Store ptr to overflow_arg_area
6159   FIN = DAG.getNode(ISD::ADD, dl, getPointerTy(),
6160                     FIN, DAG.getIntPtrConstant(4));
6161   SDValue OVFIN = DAG.getFrameIndex(VarArgsFrameIndex, getPointerTy());
6162   Store = DAG.getStore(Op.getOperand(0), dl, OVFIN, FIN, SV, 0);
6163   MemOps.push_back(Store);
6164
6165   // Store ptr to reg_save_area.
6166   FIN = DAG.getNode(ISD::ADD, dl, getPointerTy(),
6167                     FIN, DAG.getIntPtrConstant(8));
6168   SDValue RSFIN = DAG.getFrameIndex(RegSaveFrameIndex, getPointerTy());
6169   Store = DAG.getStore(Op.getOperand(0), dl, RSFIN, FIN, SV, 0);
6170   MemOps.push_back(Store);
6171   return DAG.getNode(ISD::TokenFactor, dl, MVT::Other,
6172                      &MemOps[0], MemOps.size());
6173 }
6174
6175 SDValue X86TargetLowering::LowerVAARG(SDValue Op, SelectionDAG &DAG) {
6176   // X86-64 va_list is a struct { i32, i32, i8*, i8* }.
6177   assert(Subtarget->is64Bit() && "This code only handles 64-bit va_arg!");
6178   SDValue Chain = Op.getOperand(0);
6179   SDValue SrcPtr = Op.getOperand(1);
6180   SDValue SrcSV = Op.getOperand(2);
6181
6182   assert(0 && "VAArgInst is not yet implemented for x86-64!");
6183   abort();
6184   return SDValue();
6185 }
6186
6187 SDValue X86TargetLowering::LowerVACOPY(SDValue Op, SelectionDAG &DAG) {
6188   // X86-64 va_list is a struct { i32, i32, i8*, i8* }.
6189   assert(Subtarget->is64Bit() && "This code only handles 64-bit va_copy!");
6190   SDValue Chain = Op.getOperand(0);
6191   SDValue DstPtr = Op.getOperand(1);
6192   SDValue SrcPtr = Op.getOperand(2);
6193   const Value *DstSV = cast<SrcValueSDNode>(Op.getOperand(3))->getValue();
6194   const Value *SrcSV = cast<SrcValueSDNode>(Op.getOperand(4))->getValue();
6195   DebugLoc dl = Op.getDebugLoc();
6196
6197   return DAG.getMemcpy(Chain, dl, DstPtr, SrcPtr,
6198                        DAG.getIntPtrConstant(24), 8, false,
6199                        DstSV, 0, SrcSV, 0);
6200 }
6201
6202 SDValue
6203 X86TargetLowering::LowerINTRINSIC_WO_CHAIN(SDValue Op, SelectionDAG &DAG) {
6204   DebugLoc dl = Op.getDebugLoc();
6205   unsigned IntNo = cast<ConstantSDNode>(Op.getOperand(0))->getZExtValue();
6206   switch (IntNo) {
6207   default: return SDValue();    // Don't custom lower most intrinsics.
6208   // Comparison intrinsics.
6209   case Intrinsic::x86_sse_comieq_ss:
6210   case Intrinsic::x86_sse_comilt_ss:
6211   case Intrinsic::x86_sse_comile_ss:
6212   case Intrinsic::x86_sse_comigt_ss:
6213   case Intrinsic::x86_sse_comige_ss:
6214   case Intrinsic::x86_sse_comineq_ss:
6215   case Intrinsic::x86_sse_ucomieq_ss:
6216   case Intrinsic::x86_sse_ucomilt_ss:
6217   case Intrinsic::x86_sse_ucomile_ss:
6218   case Intrinsic::x86_sse_ucomigt_ss:
6219   case Intrinsic::x86_sse_ucomige_ss:
6220   case Intrinsic::x86_sse_ucomineq_ss:
6221   case Intrinsic::x86_sse2_comieq_sd:
6222   case Intrinsic::x86_sse2_comilt_sd:
6223   case Intrinsic::x86_sse2_comile_sd:
6224   case Intrinsic::x86_sse2_comigt_sd:
6225   case Intrinsic::x86_sse2_comige_sd:
6226   case Intrinsic::x86_sse2_comineq_sd:
6227   case Intrinsic::x86_sse2_ucomieq_sd:
6228   case Intrinsic::x86_sse2_ucomilt_sd:
6229   case Intrinsic::x86_sse2_ucomile_sd:
6230   case Intrinsic::x86_sse2_ucomigt_sd:
6231   case Intrinsic::x86_sse2_ucomige_sd:
6232   case Intrinsic::x86_sse2_ucomineq_sd: {
6233     unsigned Opc = 0;
6234     ISD::CondCode CC = ISD::SETCC_INVALID;
6235     switch (IntNo) {
6236     default: break;
6237     case Intrinsic::x86_sse_comieq_ss:
6238     case Intrinsic::x86_sse2_comieq_sd:
6239       Opc = X86ISD::COMI;
6240       CC = ISD::SETEQ;
6241       break;
6242     case Intrinsic::x86_sse_comilt_ss:
6243     case Intrinsic::x86_sse2_comilt_sd:
6244       Opc = X86ISD::COMI;
6245       CC = ISD::SETLT;
6246       break;
6247     case Intrinsic::x86_sse_comile_ss:
6248     case Intrinsic::x86_sse2_comile_sd:
6249       Opc = X86ISD::COMI;
6250       CC = ISD::SETLE;
6251       break;
6252     case Intrinsic::x86_sse_comigt_ss:
6253     case Intrinsic::x86_sse2_comigt_sd:
6254       Opc = X86ISD::COMI;
6255       CC = ISD::SETGT;
6256       break;
6257     case Intrinsic::x86_sse_comige_ss:
6258     case Intrinsic::x86_sse2_comige_sd:
6259       Opc = X86ISD::COMI;
6260       CC = ISD::SETGE;
6261       break;
6262     case Intrinsic::x86_sse_comineq_ss:
6263     case Intrinsic::x86_sse2_comineq_sd:
6264       Opc = X86ISD::COMI;
6265       CC = ISD::SETNE;
6266       break;
6267     case Intrinsic::x86_sse_ucomieq_ss:
6268     case Intrinsic::x86_sse2_ucomieq_sd:
6269       Opc = X86ISD::UCOMI;
6270       CC = ISD::SETEQ;
6271       break;
6272     case Intrinsic::x86_sse_ucomilt_ss:
6273     case Intrinsic::x86_sse2_ucomilt_sd:
6274       Opc = X86ISD::UCOMI;
6275       CC = ISD::SETLT;
6276       break;
6277     case Intrinsic::x86_sse_ucomile_ss:
6278     case Intrinsic::x86_sse2_ucomile_sd:
6279       Opc = X86ISD::UCOMI;
6280       CC = ISD::SETLE;
6281       break;
6282     case Intrinsic::x86_sse_ucomigt_ss:
6283     case Intrinsic::x86_sse2_ucomigt_sd:
6284       Opc = X86ISD::UCOMI;
6285       CC = ISD::SETGT;
6286       break;
6287     case Intrinsic::x86_sse_ucomige_ss:
6288     case Intrinsic::x86_sse2_ucomige_sd:
6289       Opc = X86ISD::UCOMI;
6290       CC = ISD::SETGE;
6291       break;
6292     case Intrinsic::x86_sse_ucomineq_ss:
6293     case Intrinsic::x86_sse2_ucomineq_sd:
6294       Opc = X86ISD::UCOMI;
6295       CC = ISD::SETNE;
6296       break;
6297     }
6298
6299     SDValue LHS = Op.getOperand(1);
6300     SDValue RHS = Op.getOperand(2);
6301     unsigned X86CC = TranslateX86CC(CC, true, LHS, RHS, DAG);
6302     SDValue Cond = DAG.getNode(Opc, dl, MVT::i32, LHS, RHS);
6303     SDValue SetCC = DAG.getNode(X86ISD::SETCC, dl, MVT::i8,
6304                                 DAG.getConstant(X86CC, MVT::i8), Cond);
6305     return DAG.getNode(ISD::ZERO_EXTEND, dl, MVT::i32, SetCC);
6306   }
6307
6308   // Fix vector shift instructions where the last operand is a non-immediate
6309   // i32 value.
6310   case Intrinsic::x86_sse2_pslli_w:
6311   case Intrinsic::x86_sse2_pslli_d:
6312   case Intrinsic::x86_sse2_pslli_q:
6313   case Intrinsic::x86_sse2_psrli_w:
6314   case Intrinsic::x86_sse2_psrli_d:
6315   case Intrinsic::x86_sse2_psrli_q:
6316   case Intrinsic::x86_sse2_psrai_w:
6317   case Intrinsic::x86_sse2_psrai_d:
6318   case Intrinsic::x86_mmx_pslli_w:
6319   case Intrinsic::x86_mmx_pslli_d:
6320   case Intrinsic::x86_mmx_pslli_q:
6321   case Intrinsic::x86_mmx_psrli_w:
6322   case Intrinsic::x86_mmx_psrli_d:
6323   case Intrinsic::x86_mmx_psrli_q:
6324   case Intrinsic::x86_mmx_psrai_w:
6325   case Intrinsic::x86_mmx_psrai_d: {
6326     SDValue ShAmt = Op.getOperand(2);
6327     if (isa<ConstantSDNode>(ShAmt))
6328       return SDValue();
6329
6330     unsigned NewIntNo = 0;
6331     MVT ShAmtVT = MVT::v4i32;
6332     switch (IntNo) {
6333     case Intrinsic::x86_sse2_pslli_w:
6334       NewIntNo = Intrinsic::x86_sse2_psll_w;
6335       break;
6336     case Intrinsic::x86_sse2_pslli_d:
6337       NewIntNo = Intrinsic::x86_sse2_psll_d;
6338       break;
6339     case Intrinsic::x86_sse2_pslli_q:
6340       NewIntNo = Intrinsic::x86_sse2_psll_q;
6341       break;
6342     case Intrinsic::x86_sse2_psrli_w:
6343       NewIntNo = Intrinsic::x86_sse2_psrl_w;
6344       break;
6345     case Intrinsic::x86_sse2_psrli_d:
6346       NewIntNo = Intrinsic::x86_sse2_psrl_d;
6347       break;
6348     case Intrinsic::x86_sse2_psrli_q:
6349       NewIntNo = Intrinsic::x86_sse2_psrl_q;
6350       break;
6351     case Intrinsic::x86_sse2_psrai_w:
6352       NewIntNo = Intrinsic::x86_sse2_psra_w;
6353       break;
6354     case Intrinsic::x86_sse2_psrai_d:
6355       NewIntNo = Intrinsic::x86_sse2_psra_d;
6356       break;
6357     default: {
6358       ShAmtVT = MVT::v2i32;
6359       switch (IntNo) {
6360       case Intrinsic::x86_mmx_pslli_w:
6361         NewIntNo = Intrinsic::x86_mmx_psll_w;
6362         break;
6363       case Intrinsic::x86_mmx_pslli_d:
6364         NewIntNo = Intrinsic::x86_mmx_psll_d;
6365         break;
6366       case Intrinsic::x86_mmx_pslli_q:
6367         NewIntNo = Intrinsic::x86_mmx_psll_q;
6368         break;
6369       case Intrinsic::x86_mmx_psrli_w:
6370         NewIntNo = Intrinsic::x86_mmx_psrl_w;
6371         break;
6372       case Intrinsic::x86_mmx_psrli_d:
6373         NewIntNo = Intrinsic::x86_mmx_psrl_d;
6374         break;
6375       case Intrinsic::x86_mmx_psrli_q:
6376         NewIntNo = Intrinsic::x86_mmx_psrl_q;
6377         break;
6378       case Intrinsic::x86_mmx_psrai_w:
6379         NewIntNo = Intrinsic::x86_mmx_psra_w;
6380         break;
6381       case Intrinsic::x86_mmx_psrai_d:
6382         NewIntNo = Intrinsic::x86_mmx_psra_d;
6383         break;
6384       default: abort();  // Can't reach here.
6385       }
6386       break;
6387     }
6388     }
6389     MVT VT = Op.getValueType();
6390     ShAmt = DAG.getNode(ISD::BIT_CONVERT, dl, VT,
6391                         DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, ShAmtVT, ShAmt));
6392     return DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, VT,
6393                        DAG.getConstant(NewIntNo, MVT::i32),
6394                        Op.getOperand(1), ShAmt);
6395   }
6396   }
6397 }
6398
6399 SDValue X86TargetLowering::LowerRETURNADDR(SDValue Op, SelectionDAG &DAG) {
6400   unsigned Depth = cast<ConstantSDNode>(Op.getOperand(0))->getZExtValue();
6401   DebugLoc dl = Op.getDebugLoc();
6402
6403   if (Depth > 0) {
6404     SDValue FrameAddr = LowerFRAMEADDR(Op, DAG);
6405     SDValue Offset =
6406       DAG.getConstant(TD->getPointerSize(),
6407                       Subtarget->is64Bit() ? MVT::i64 : MVT::i32);
6408     return DAG.getLoad(getPointerTy(), dl, DAG.getEntryNode(),
6409                        DAG.getNode(ISD::ADD, dl, getPointerTy(),
6410                                    FrameAddr, Offset),
6411                        NULL, 0);
6412   }
6413
6414   // Just load the return address.
6415   SDValue RetAddrFI = getReturnAddressFrameIndex(DAG);
6416   return DAG.getLoad(getPointerTy(), dl, DAG.getEntryNode(),
6417                      RetAddrFI, NULL, 0);
6418 }
6419
6420 SDValue X86TargetLowering::LowerFRAMEADDR(SDValue Op, SelectionDAG &DAG) {
6421   MachineFrameInfo *MFI = DAG.getMachineFunction().getFrameInfo();
6422   MFI->setFrameAddressIsTaken(true);
6423   MVT VT = Op.getValueType();
6424   DebugLoc dl = Op.getDebugLoc();  // FIXME probably not meaningful
6425   unsigned Depth = cast<ConstantSDNode>(Op.getOperand(0))->getZExtValue();
6426   unsigned FrameReg = Subtarget->is64Bit() ? X86::RBP : X86::EBP;
6427   SDValue FrameAddr = DAG.getCopyFromReg(DAG.getEntryNode(), dl, FrameReg, VT);
6428   while (Depth--)
6429     FrameAddr = DAG.getLoad(VT, dl, DAG.getEntryNode(), FrameAddr, NULL, 0);
6430   return FrameAddr;
6431 }
6432
6433 SDValue X86TargetLowering::LowerFRAME_TO_ARGS_OFFSET(SDValue Op,
6434                                                      SelectionDAG &DAG) {
6435   return DAG.getIntPtrConstant(2*TD->getPointerSize());
6436 }
6437
6438 SDValue X86TargetLowering::LowerEH_RETURN(SDValue Op, SelectionDAG &DAG)
6439 {
6440   MachineFunction &MF = DAG.getMachineFunction();
6441   SDValue Chain     = Op.getOperand(0);
6442   SDValue Offset    = Op.getOperand(1);
6443   SDValue Handler   = Op.getOperand(2);
6444   DebugLoc dl       = Op.getDebugLoc();
6445
6446   SDValue Frame = DAG.getRegister(Subtarget->is64Bit() ? X86::RBP : X86::EBP,
6447                                   getPointerTy());
6448   unsigned StoreAddrReg = (Subtarget->is64Bit() ? X86::RCX : X86::ECX);
6449
6450   SDValue StoreAddr = DAG.getNode(ISD::SUB, dl, getPointerTy(), Frame,
6451                                   DAG.getIntPtrConstant(-TD->getPointerSize()));
6452   StoreAddr = DAG.getNode(ISD::ADD, dl, getPointerTy(), StoreAddr, Offset);
6453   Chain = DAG.getStore(Chain, dl, Handler, StoreAddr, NULL, 0);
6454   Chain = DAG.getCopyToReg(Chain, dl, StoreAddrReg, StoreAddr);
6455   MF.getRegInfo().addLiveOut(StoreAddrReg);
6456
6457   return DAG.getNode(X86ISD::EH_RETURN, dl,
6458                      MVT::Other,
6459                      Chain, DAG.getRegister(StoreAddrReg, getPointerTy()));
6460 }
6461
6462 SDValue X86TargetLowering::LowerTRAMPOLINE(SDValue Op,
6463                                              SelectionDAG &DAG) {
6464   SDValue Root = Op.getOperand(0);
6465   SDValue Trmp = Op.getOperand(1); // trampoline
6466   SDValue FPtr = Op.getOperand(2); // nested function
6467   SDValue Nest = Op.getOperand(3); // 'nest' parameter value
6468   DebugLoc dl  = Op.getDebugLoc();
6469
6470   const Value *TrmpAddr = cast<SrcValueSDNode>(Op.getOperand(4))->getValue();
6471
6472   const X86InstrInfo *TII =
6473     ((X86TargetMachine&)getTargetMachine()).getInstrInfo();
6474
6475   if (Subtarget->is64Bit()) {
6476     SDValue OutChains[6];
6477
6478     // Large code-model.
6479
6480     const unsigned char JMP64r  = TII->getBaseOpcodeFor(X86::JMP64r);
6481     const unsigned char MOV64ri = TII->getBaseOpcodeFor(X86::MOV64ri);
6482
6483     const unsigned char N86R10 = RegInfo->getX86RegNum(X86::R10);
6484     const unsigned char N86R11 = RegInfo->getX86RegNum(X86::R11);
6485
6486     const unsigned char REX_WB = 0x40 | 0x08 | 0x01; // REX prefix
6487
6488     // Load the pointer to the nested function into R11.
6489     unsigned OpCode = ((MOV64ri | N86R11) << 8) | REX_WB; // movabsq r11
6490     SDValue Addr = Trmp;
6491     OutChains[0] = DAG.getStore(Root, dl, DAG.getConstant(OpCode, MVT::i16),
6492                                 Addr, TrmpAddr, 0);
6493
6494     Addr = DAG.getNode(ISD::ADD, dl, MVT::i64, Trmp,
6495                        DAG.getConstant(2, MVT::i64));
6496     OutChains[1] = DAG.getStore(Root, dl, FPtr, Addr, TrmpAddr, 2, false, 2);
6497
6498     // Load the 'nest' parameter value into R10.
6499     // R10 is specified in X86CallingConv.td
6500     OpCode = ((MOV64ri | N86R10) << 8) | REX_WB; // movabsq r10
6501     Addr = DAG.getNode(ISD::ADD, dl, MVT::i64, Trmp,
6502                        DAG.getConstant(10, MVT::i64));
6503     OutChains[2] = DAG.getStore(Root, dl, DAG.getConstant(OpCode, MVT::i16),
6504                                 Addr, TrmpAddr, 10);
6505
6506     Addr = DAG.getNode(ISD::ADD, dl, MVT::i64, Trmp,
6507                        DAG.getConstant(12, MVT::i64));
6508     OutChains[3] = DAG.getStore(Root, dl, Nest, Addr, TrmpAddr, 12, false, 2);
6509
6510     // Jump to the nested function.
6511     OpCode = (JMP64r << 8) | REX_WB; // jmpq *...
6512     Addr = DAG.getNode(ISD::ADD, dl, MVT::i64, Trmp,
6513                        DAG.getConstant(20, MVT::i64));
6514     OutChains[4] = DAG.getStore(Root, dl, DAG.getConstant(OpCode, MVT::i16),
6515                                 Addr, TrmpAddr, 20);
6516
6517     unsigned char ModRM = N86R11 | (4 << 3) | (3 << 6); // ...r11
6518     Addr = DAG.getNode(ISD::ADD, dl, MVT::i64, Trmp,
6519                        DAG.getConstant(22, MVT::i64));
6520     OutChains[5] = DAG.getStore(Root, dl, DAG.getConstant(ModRM, MVT::i8), Addr,
6521                                 TrmpAddr, 22);
6522
6523     SDValue Ops[] =
6524       { Trmp, DAG.getNode(ISD::TokenFactor, dl, MVT::Other, OutChains, 6) };
6525     return DAG.getMergeValues(Ops, 2, dl);
6526   } else {
6527     const Function *Func =
6528       cast<Function>(cast<SrcValueSDNode>(Op.getOperand(5))->getValue());
6529     unsigned CC = Func->getCallingConv();
6530     unsigned NestReg;
6531
6532     switch (CC) {
6533     default:
6534       assert(0 && "Unsupported calling convention");
6535     case CallingConv::C:
6536     case CallingConv::X86_StdCall: {
6537       // Pass 'nest' parameter in ECX.
6538       // Must be kept in sync with X86CallingConv.td
6539       NestReg = X86::ECX;
6540
6541       // Check that ECX wasn't needed by an 'inreg' parameter.
6542       const FunctionType *FTy = Func->getFunctionType();
6543       const AttrListPtr &Attrs = Func->getAttributes();
6544
6545       if (!Attrs.isEmpty() && !Func->isVarArg()) {
6546         unsigned InRegCount = 0;
6547         unsigned Idx = 1;
6548
6549         for (FunctionType::param_iterator I = FTy->param_begin(),
6550              E = FTy->param_end(); I != E; ++I, ++Idx)
6551           if (Attrs.paramHasAttr(Idx, Attribute::InReg))
6552             // FIXME: should only count parameters that are lowered to integers.
6553             InRegCount += (TD->getTypeSizeInBits(*I) + 31) / 32;
6554
6555         if (InRegCount > 2) {
6556           cerr << "Nest register in use - reduce number of inreg parameters!\n";
6557           abort();
6558         }
6559       }
6560       break;
6561     }
6562     case CallingConv::X86_FastCall:
6563     case CallingConv::Fast:
6564       // Pass 'nest' parameter in EAX.
6565       // Must be kept in sync with X86CallingConv.td
6566       NestReg = X86::EAX;
6567       break;
6568     }
6569
6570     SDValue OutChains[4];
6571     SDValue Addr, Disp;
6572
6573     Addr = DAG.getNode(ISD::ADD, dl, MVT::i32, Trmp,
6574                        DAG.getConstant(10, MVT::i32));
6575     Disp = DAG.getNode(ISD::SUB, dl, MVT::i32, FPtr, Addr);
6576
6577     const unsigned char MOV32ri = TII->getBaseOpcodeFor(X86::MOV32ri);
6578     const unsigned char N86Reg = RegInfo->getX86RegNum(NestReg);
6579     OutChains[0] = DAG.getStore(Root, dl,
6580                                 DAG.getConstant(MOV32ri|N86Reg, MVT::i8),
6581                                 Trmp, TrmpAddr, 0);
6582
6583     Addr = DAG.getNode(ISD::ADD, dl, MVT::i32, Trmp,
6584                        DAG.getConstant(1, MVT::i32));
6585     OutChains[1] = DAG.getStore(Root, dl, Nest, Addr, TrmpAddr, 1, false, 1);
6586
6587     const unsigned char JMP = TII->getBaseOpcodeFor(X86::JMP);
6588     Addr = DAG.getNode(ISD::ADD, dl, MVT::i32, Trmp,
6589                        DAG.getConstant(5, MVT::i32));
6590     OutChains[2] = DAG.getStore(Root, dl, DAG.getConstant(JMP, MVT::i8), Addr,
6591                                 TrmpAddr, 5, false, 1);
6592
6593     Addr = DAG.getNode(ISD::ADD, dl, MVT::i32, Trmp,
6594                        DAG.getConstant(6, MVT::i32));
6595     OutChains[3] = DAG.getStore(Root, dl, Disp, Addr, TrmpAddr, 6, false, 1);
6596
6597     SDValue Ops[] =
6598       { Trmp, DAG.getNode(ISD::TokenFactor, dl, MVT::Other, OutChains, 4) };
6599     return DAG.getMergeValues(Ops, 2, dl);
6600   }
6601 }
6602
6603 SDValue X86TargetLowering::LowerFLT_ROUNDS_(SDValue Op, SelectionDAG &DAG) {
6604   /*
6605    The rounding mode is in bits 11:10 of FPSR, and has the following
6606    settings:
6607      00 Round to nearest
6608      01 Round to -inf
6609      10 Round to +inf
6610      11 Round to 0
6611
6612   FLT_ROUNDS, on the other hand, expects the following:
6613     -1 Undefined
6614      0 Round to 0
6615      1 Round to nearest
6616      2 Round to +inf
6617      3 Round to -inf
6618
6619   To perform the conversion, we do:
6620     (((((FPSR & 0x800) >> 11) | ((FPSR & 0x400) >> 9)) + 1) & 3)
6621   */
6622
6623   MachineFunction &MF = DAG.getMachineFunction();
6624   const TargetMachine &TM = MF.getTarget();
6625   const TargetFrameInfo &TFI = *TM.getFrameInfo();
6626   unsigned StackAlignment = TFI.getStackAlignment();
6627   MVT VT = Op.getValueType();
6628   DebugLoc dl = Op.getDebugLoc();
6629
6630   // Save FP Control Word to stack slot
6631   int SSFI = MF.getFrameInfo()->CreateStackObject(2, StackAlignment);
6632   SDValue StackSlot = DAG.getFrameIndex(SSFI, getPointerTy());
6633
6634   SDValue Chain = DAG.getNode(X86ISD::FNSTCW16m, dl, MVT::Other,
6635                               DAG.getEntryNode(), StackSlot);
6636
6637   // Load FP Control Word from stack slot
6638   SDValue CWD = DAG.getLoad(MVT::i16, dl, Chain, StackSlot, NULL, 0);
6639
6640   // Transform as necessary
6641   SDValue CWD1 =
6642     DAG.getNode(ISD::SRL, dl, MVT::i16,
6643                 DAG.getNode(ISD::AND, dl, MVT::i16,
6644                             CWD, DAG.getConstant(0x800, MVT::i16)),
6645                 DAG.getConstant(11, MVT::i8));
6646   SDValue CWD2 =
6647     DAG.getNode(ISD::SRL, dl, MVT::i16,
6648                 DAG.getNode(ISD::AND, dl, MVT::i16,
6649                             CWD, DAG.getConstant(0x400, MVT::i16)),
6650                 DAG.getConstant(9, MVT::i8));
6651
6652   SDValue RetVal =
6653     DAG.getNode(ISD::AND, dl, MVT::i16,
6654                 DAG.getNode(ISD::ADD, dl, MVT::i16,
6655                             DAG.getNode(ISD::OR, dl, MVT::i16, CWD1, CWD2),
6656                             DAG.getConstant(1, MVT::i16)),
6657                 DAG.getConstant(3, MVT::i16));
6658
6659
6660   return DAG.getNode((VT.getSizeInBits() < 16 ?
6661                       ISD::TRUNCATE : ISD::ZERO_EXTEND), dl, VT, RetVal);
6662 }
6663
6664 SDValue X86TargetLowering::LowerCTLZ(SDValue Op, SelectionDAG &DAG) {
6665   MVT VT = Op.getValueType();
6666   MVT OpVT = VT;
6667   unsigned NumBits = VT.getSizeInBits();
6668   DebugLoc dl = Op.getDebugLoc();
6669
6670   Op = Op.getOperand(0);
6671   if (VT == MVT::i8) {
6672     // Zero extend to i32 since there is not an i8 bsr.
6673     OpVT = MVT::i32;
6674     Op = DAG.getNode(ISD::ZERO_EXTEND, dl, OpVT, Op);
6675   }
6676
6677   // Issue a bsr (scan bits in reverse) which also sets EFLAGS.
6678   SDVTList VTs = DAG.getVTList(OpVT, MVT::i32);
6679   Op = DAG.getNode(X86ISD::BSR, dl, VTs, Op);
6680
6681   // If src is zero (i.e. bsr sets ZF), returns NumBits.
6682   SmallVector<SDValue, 4> Ops;
6683   Ops.push_back(Op);
6684   Ops.push_back(DAG.getConstant(NumBits+NumBits-1, OpVT));
6685   Ops.push_back(DAG.getConstant(X86::COND_E, MVT::i8));
6686   Ops.push_back(Op.getValue(1));
6687   Op = DAG.getNode(X86ISD::CMOV, dl, OpVT, &Ops[0], 4);
6688
6689   // Finally xor with NumBits-1.
6690   Op = DAG.getNode(ISD::XOR, dl, OpVT, Op, DAG.getConstant(NumBits-1, OpVT));
6691
6692   if (VT == MVT::i8)
6693     Op = DAG.getNode(ISD::TRUNCATE, dl, MVT::i8, Op);
6694   return Op;
6695 }
6696
6697 SDValue X86TargetLowering::LowerCTTZ(SDValue Op, SelectionDAG &DAG) {
6698   MVT VT = Op.getValueType();
6699   MVT OpVT = VT;
6700   unsigned NumBits = VT.getSizeInBits();
6701   DebugLoc dl = Op.getDebugLoc();
6702
6703   Op = Op.getOperand(0);
6704   if (VT == MVT::i8) {
6705     OpVT = MVT::i32;
6706     Op = DAG.getNode(ISD::ZERO_EXTEND, dl, OpVT, Op);
6707   }
6708
6709   // Issue a bsf (scan bits forward) which also sets EFLAGS.
6710   SDVTList VTs = DAG.getVTList(OpVT, MVT::i32);
6711   Op = DAG.getNode(X86ISD::BSF, dl, VTs, Op);
6712
6713   // If src is zero (i.e. bsf sets ZF), returns NumBits.
6714   SmallVector<SDValue, 4> Ops;
6715   Ops.push_back(Op);
6716   Ops.push_back(DAG.getConstant(NumBits, OpVT));
6717   Ops.push_back(DAG.getConstant(X86::COND_E, MVT::i8));
6718   Ops.push_back(Op.getValue(1));
6719   Op = DAG.getNode(X86ISD::CMOV, dl, OpVT, &Ops[0], 4);
6720
6721   if (VT == MVT::i8)
6722     Op = DAG.getNode(ISD::TRUNCATE, dl, MVT::i8, Op);
6723   return Op;
6724 }
6725
6726 SDValue X86TargetLowering::LowerMUL_V2I64(SDValue Op, SelectionDAG &DAG) {
6727   MVT VT = Op.getValueType();
6728   assert(VT == MVT::v2i64 && "Only know how to lower V2I64 multiply");
6729   DebugLoc dl = Op.getDebugLoc();
6730
6731   //  ulong2 Ahi = __builtin_ia32_psrlqi128( a, 32);
6732   //  ulong2 Bhi = __builtin_ia32_psrlqi128( b, 32);
6733   //  ulong2 AloBlo = __builtin_ia32_pmuludq128( a, b );
6734   //  ulong2 AloBhi = __builtin_ia32_pmuludq128( a, Bhi );
6735   //  ulong2 AhiBlo = __builtin_ia32_pmuludq128( Ahi, b );
6736   //
6737   //  AloBhi = __builtin_ia32_psllqi128( AloBhi, 32 );
6738   //  AhiBlo = __builtin_ia32_psllqi128( AhiBlo, 32 );
6739   //  return AloBlo + AloBhi + AhiBlo;
6740
6741   SDValue A = Op.getOperand(0);
6742   SDValue B = Op.getOperand(1);
6743
6744   SDValue Ahi = DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, VT,
6745                        DAG.getConstant(Intrinsic::x86_sse2_psrli_q, MVT::i32),
6746                        A, DAG.getConstant(32, MVT::i32));
6747   SDValue Bhi = DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, VT,
6748                        DAG.getConstant(Intrinsic::x86_sse2_psrli_q, MVT::i32),
6749                        B, DAG.getConstant(32, MVT::i32));
6750   SDValue AloBlo = DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, VT,
6751                        DAG.getConstant(Intrinsic::x86_sse2_pmulu_dq, MVT::i32),
6752                        A, B);
6753   SDValue AloBhi = DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, VT,
6754                        DAG.getConstant(Intrinsic::x86_sse2_pmulu_dq, MVT::i32),
6755                        A, Bhi);
6756   SDValue AhiBlo = DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, VT,
6757                        DAG.getConstant(Intrinsic::x86_sse2_pmulu_dq, MVT::i32),
6758                        Ahi, B);
6759   AloBhi = DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, VT,
6760                        DAG.getConstant(Intrinsic::x86_sse2_pslli_q, MVT::i32),
6761                        AloBhi, DAG.getConstant(32, MVT::i32));
6762   AhiBlo = DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, VT,
6763                        DAG.getConstant(Intrinsic::x86_sse2_pslli_q, MVT::i32),
6764                        AhiBlo, DAG.getConstant(32, MVT::i32));
6765   SDValue Res = DAG.getNode(ISD::ADD, dl, VT, AloBlo, AloBhi);
6766   Res = DAG.getNode(ISD::ADD, dl, VT, Res, AhiBlo);
6767   return Res;
6768 }
6769
6770
6771 SDValue X86TargetLowering::LowerXALUO(SDValue Op, SelectionDAG &DAG) {
6772   // Lower the "add/sub/mul with overflow" instruction into a regular ins plus
6773   // a "setcc" instruction that checks the overflow flag. The "brcond" lowering
6774   // looks for this combo and may remove the "setcc" instruction if the "setcc"
6775   // has only one use.
6776   SDNode *N = Op.getNode();
6777   SDValue LHS = N->getOperand(0);
6778   SDValue RHS = N->getOperand(1);
6779   unsigned BaseOp = 0;
6780   unsigned Cond = 0;
6781   DebugLoc dl = Op.getDebugLoc();
6782
6783   switch (Op.getOpcode()) {
6784   default: assert(0 && "Unknown ovf instruction!");
6785   case ISD::SADDO:
6786     // A subtract of one will be selected as a INC. Note that INC doesn't
6787     // set CF, so we can't do this for UADDO.
6788     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op))
6789       if (C->getAPIntValue() == 1) {
6790         BaseOp = X86ISD::INC;
6791         Cond = X86::COND_O;
6792         break;
6793       }
6794     BaseOp = X86ISD::ADD;
6795     Cond = X86::COND_O;
6796     break;
6797   case ISD::UADDO:
6798     BaseOp = X86ISD::ADD;
6799     Cond = X86::COND_B;
6800     break;
6801   case ISD::SSUBO:
6802     // A subtract of one will be selected as a DEC. Note that DEC doesn't
6803     // set CF, so we can't do this for USUBO.
6804     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op))
6805       if (C->getAPIntValue() == 1) {
6806         BaseOp = X86ISD::DEC;
6807         Cond = X86::COND_O;
6808         break;
6809       }
6810     BaseOp = X86ISD::SUB;
6811     Cond = X86::COND_O;
6812     break;
6813   case ISD::USUBO:
6814     BaseOp = X86ISD::SUB;
6815     Cond = X86::COND_B;
6816     break;
6817   case ISD::SMULO:
6818     BaseOp = X86ISD::SMUL;
6819     Cond = X86::COND_O;
6820     break;
6821   case ISD::UMULO:
6822     BaseOp = X86ISD::UMUL;
6823     Cond = X86::COND_B;
6824     break;
6825   }
6826
6827   // Also sets EFLAGS.
6828   SDVTList VTs = DAG.getVTList(N->getValueType(0), MVT::i32);
6829   SDValue Sum = DAG.getNode(BaseOp, dl, VTs, LHS, RHS);
6830
6831   SDValue SetCC =
6832     DAG.getNode(X86ISD::SETCC, dl, N->getValueType(1),
6833                 DAG.getConstant(Cond, MVT::i32), SDValue(Sum.getNode(), 1));
6834
6835   DAG.ReplaceAllUsesOfValueWith(SDValue(N, 1), SetCC);
6836   return Sum;
6837 }
6838
6839 SDValue X86TargetLowering::LowerCMP_SWAP(SDValue Op, SelectionDAG &DAG) {
6840   MVT T = Op.getValueType();
6841   DebugLoc dl = Op.getDebugLoc();
6842   unsigned Reg = 0;
6843   unsigned size = 0;
6844   switch(T.getSimpleVT()) {
6845   default:
6846     assert(false && "Invalid value type!");
6847   case MVT::i8:  Reg = X86::AL;  size = 1; break;
6848   case MVT::i16: Reg = X86::AX;  size = 2; break;
6849   case MVT::i32: Reg = X86::EAX; size = 4; break;
6850   case MVT::i64:
6851     assert(Subtarget->is64Bit() && "Node not type legal!");
6852     Reg = X86::RAX; size = 8;
6853     break;
6854   }
6855   SDValue cpIn = DAG.getCopyToReg(Op.getOperand(0), dl, Reg,
6856                                     Op.getOperand(2), SDValue());
6857   SDValue Ops[] = { cpIn.getValue(0),
6858                     Op.getOperand(1),
6859                     Op.getOperand(3),
6860                     DAG.getTargetConstant(size, MVT::i8),
6861                     cpIn.getValue(1) };
6862   SDVTList Tys = DAG.getVTList(MVT::Other, MVT::Flag);
6863   SDValue Result = DAG.getNode(X86ISD::LCMPXCHG_DAG, dl, Tys, Ops, 5);
6864   SDValue cpOut =
6865     DAG.getCopyFromReg(Result.getValue(0), dl, Reg, T, Result.getValue(1));
6866   return cpOut;
6867 }
6868
6869 SDValue X86TargetLowering::LowerREADCYCLECOUNTER(SDValue Op,
6870                                                  SelectionDAG &DAG) {
6871   assert(Subtarget->is64Bit() && "Result not type legalized?");
6872   SDVTList Tys = DAG.getVTList(MVT::Other, MVT::Flag);
6873   SDValue TheChain = Op.getOperand(0);
6874   DebugLoc dl = Op.getDebugLoc();
6875   SDValue rd = DAG.getNode(X86ISD::RDTSC_DAG, dl, Tys, &TheChain, 1);
6876   SDValue rax = DAG.getCopyFromReg(rd, dl, X86::RAX, MVT::i64, rd.getValue(1));
6877   SDValue rdx = DAG.getCopyFromReg(rax.getValue(1), dl, X86::RDX, MVT::i64,
6878                                    rax.getValue(2));
6879   SDValue Tmp = DAG.getNode(ISD::SHL, dl, MVT::i64, rdx,
6880                             DAG.getConstant(32, MVT::i8));
6881   SDValue Ops[] = {
6882     DAG.getNode(ISD::OR, dl, MVT::i64, rax, Tmp),
6883     rdx.getValue(1)
6884   };
6885   return DAG.getMergeValues(Ops, 2, dl);
6886 }
6887
6888 SDValue X86TargetLowering::LowerLOAD_SUB(SDValue Op, SelectionDAG &DAG) {
6889   SDNode *Node = Op.getNode();
6890   DebugLoc dl = Node->getDebugLoc();
6891   MVT T = Node->getValueType(0);
6892   SDValue negOp = DAG.getNode(ISD::SUB, dl, T,
6893                               DAG.getConstant(0, T), Node->getOperand(2));
6894   return DAG.getAtomic(ISD::ATOMIC_LOAD_ADD, dl,
6895                        cast<AtomicSDNode>(Node)->getMemoryVT(),
6896                        Node->getOperand(0),
6897                        Node->getOperand(1), negOp,
6898                        cast<AtomicSDNode>(Node)->getSrcValue(),
6899                        cast<AtomicSDNode>(Node)->getAlignment());
6900 }
6901
6902 /// LowerOperation - Provide custom lowering hooks for some operations.
6903 ///
6904 SDValue X86TargetLowering::LowerOperation(SDValue Op, SelectionDAG &DAG) {
6905   switch (Op.getOpcode()) {
6906   default: assert(0 && "Should not custom lower this!");
6907   case ISD::ATOMIC_CMP_SWAP:    return LowerCMP_SWAP(Op,DAG);
6908   case ISD::ATOMIC_LOAD_SUB:    return LowerLOAD_SUB(Op,DAG);
6909   case ISD::BUILD_VECTOR:       return LowerBUILD_VECTOR(Op, DAG);
6910   case ISD::VECTOR_SHUFFLE:     return LowerVECTOR_SHUFFLE(Op, DAG);
6911   case ISD::EXTRACT_VECTOR_ELT: return LowerEXTRACT_VECTOR_ELT(Op, DAG);
6912   case ISD::INSERT_VECTOR_ELT:  return LowerINSERT_VECTOR_ELT(Op, DAG);
6913   case ISD::SCALAR_TO_VECTOR:   return LowerSCALAR_TO_VECTOR(Op, DAG);
6914   case ISD::ConstantPool:       return LowerConstantPool(Op, DAG);
6915   case ISD::GlobalAddress:      return LowerGlobalAddress(Op, DAG);
6916   case ISD::GlobalTLSAddress:   return LowerGlobalTLSAddress(Op, DAG);
6917   case ISD::ExternalSymbol:     return LowerExternalSymbol(Op, DAG);
6918   case ISD::SHL_PARTS:
6919   case ISD::SRA_PARTS:
6920   case ISD::SRL_PARTS:          return LowerShift(Op, DAG);
6921   case ISD::SINT_TO_FP:         return LowerSINT_TO_FP(Op, DAG);
6922   case ISD::UINT_TO_FP:         return LowerUINT_TO_FP(Op, DAG);
6923   case ISD::FP_TO_SINT:         return LowerFP_TO_SINT(Op, DAG);
6924   case ISD::FABS:               return LowerFABS(Op, DAG);
6925   case ISD::FNEG:               return LowerFNEG(Op, DAG);
6926   case ISD::FCOPYSIGN:          return LowerFCOPYSIGN(Op, DAG);
6927   case ISD::SETCC:              return LowerSETCC(Op, DAG);
6928   case ISD::VSETCC:             return LowerVSETCC(Op, DAG);
6929   case ISD::SELECT:             return LowerSELECT(Op, DAG);
6930   case ISD::BRCOND:             return LowerBRCOND(Op, DAG);
6931   case ISD::JumpTable:          return LowerJumpTable(Op, DAG);
6932   case ISD::CALL:               return LowerCALL(Op, DAG);
6933   case ISD::RET:                return LowerRET(Op, DAG);
6934   case ISD::FORMAL_ARGUMENTS:   return LowerFORMAL_ARGUMENTS(Op, DAG);
6935   case ISD::VASTART:            return LowerVASTART(Op, DAG);
6936   case ISD::VAARG:              return LowerVAARG(Op, DAG);
6937   case ISD::VACOPY:             return LowerVACOPY(Op, DAG);
6938   case ISD::INTRINSIC_WO_CHAIN: return LowerINTRINSIC_WO_CHAIN(Op, DAG);
6939   case ISD::RETURNADDR:         return LowerRETURNADDR(Op, DAG);
6940   case ISD::FRAMEADDR:          return LowerFRAMEADDR(Op, DAG);
6941   case ISD::FRAME_TO_ARGS_OFFSET:
6942                                 return LowerFRAME_TO_ARGS_OFFSET(Op, DAG);
6943   case ISD::DYNAMIC_STACKALLOC: return LowerDYNAMIC_STACKALLOC(Op, DAG);
6944   case ISD::EH_RETURN:          return LowerEH_RETURN(Op, DAG);
6945   case ISD::TRAMPOLINE:         return LowerTRAMPOLINE(Op, DAG);
6946   case ISD::FLT_ROUNDS_:        return LowerFLT_ROUNDS_(Op, DAG);
6947   case ISD::CTLZ:               return LowerCTLZ(Op, DAG);
6948   case ISD::CTTZ:               return LowerCTTZ(Op, DAG);
6949   case ISD::MUL:                return LowerMUL_V2I64(Op, DAG);
6950   case ISD::SADDO:
6951   case ISD::UADDO:
6952   case ISD::SSUBO:
6953   case ISD::USUBO:
6954   case ISD::SMULO:
6955   case ISD::UMULO:              return LowerXALUO(Op, DAG);
6956   case ISD::READCYCLECOUNTER:   return LowerREADCYCLECOUNTER(Op, DAG);
6957   }
6958 }
6959
6960 void X86TargetLowering::
6961 ReplaceATOMIC_BINARY_64(SDNode *Node, SmallVectorImpl<SDValue>&Results,
6962                         SelectionDAG &DAG, unsigned NewOp) {
6963   MVT T = Node->getValueType(0);
6964   DebugLoc dl = Node->getDebugLoc();
6965   assert (T == MVT::i64 && "Only know how to expand i64 atomics");
6966
6967   SDValue Chain = Node->getOperand(0);
6968   SDValue In1 = Node->getOperand(1);
6969   SDValue In2L = DAG.getNode(ISD::EXTRACT_ELEMENT, dl, MVT::i32,
6970                              Node->getOperand(2), DAG.getIntPtrConstant(0));
6971   SDValue In2H = DAG.getNode(ISD::EXTRACT_ELEMENT, dl, MVT::i32,
6972                              Node->getOperand(2), DAG.getIntPtrConstant(1));
6973   // This is a generalized SDNode, not an AtomicSDNode, so it doesn't
6974   // have a MemOperand.  Pass the info through as a normal operand.
6975   SDValue LSI = DAG.getMemOperand(cast<MemSDNode>(Node)->getMemOperand());
6976   SDValue Ops[] = { Chain, In1, In2L, In2H, LSI };
6977   SDVTList Tys = DAG.getVTList(MVT::i32, MVT::i32, MVT::Other);
6978   SDValue Result = DAG.getNode(NewOp, dl, Tys, Ops, 5);
6979   SDValue OpsF[] = { Result.getValue(0), Result.getValue(1)};
6980   Results.push_back(DAG.getNode(ISD::BUILD_PAIR, dl, MVT::i64, OpsF, 2));
6981   Results.push_back(Result.getValue(2));
6982 }
6983
6984 /// ReplaceNodeResults - Replace a node with an illegal result type
6985 /// with a new node built out of custom code.
6986 void X86TargetLowering::ReplaceNodeResults(SDNode *N,
6987                                            SmallVectorImpl<SDValue>&Results,
6988                                            SelectionDAG &DAG) {
6989   DebugLoc dl = N->getDebugLoc();
6990   switch (N->getOpcode()) {
6991   default:
6992     assert(false && "Do not know how to custom type legalize this operation!");
6993     return;
6994   case ISD::FP_TO_SINT: {
6995     std::pair<SDValue,SDValue> Vals = FP_TO_SINTHelper(SDValue(N, 0), DAG);
6996     SDValue FIST = Vals.first, StackSlot = Vals.second;
6997     if (FIST.getNode() != 0) {
6998       MVT VT = N->getValueType(0);
6999       // Return a load from the stack slot.
7000       Results.push_back(DAG.getLoad(VT, dl, FIST, StackSlot, NULL, 0));
7001     }
7002     return;
7003   }
7004   case ISD::READCYCLECOUNTER: {
7005     SDVTList Tys = DAG.getVTList(MVT::Other, MVT::Flag);
7006     SDValue TheChain = N->getOperand(0);
7007     SDValue rd = DAG.getNode(X86ISD::RDTSC_DAG, dl, Tys, &TheChain, 1);
7008     SDValue eax = DAG.getCopyFromReg(rd, dl, X86::EAX, MVT::i32,
7009                                      rd.getValue(1));
7010     SDValue edx = DAG.getCopyFromReg(eax.getValue(1), dl, X86::EDX, MVT::i32,
7011                                      eax.getValue(2));
7012     // Use a buildpair to merge the two 32-bit values into a 64-bit one.
7013     SDValue Ops[] = { eax, edx };
7014     Results.push_back(DAG.getNode(ISD::BUILD_PAIR, dl, MVT::i64, Ops, 2));
7015     Results.push_back(edx.getValue(1));
7016     return;
7017   }
7018   case ISD::ATOMIC_CMP_SWAP: {
7019     MVT T = N->getValueType(0);
7020     assert (T == MVT::i64 && "Only know how to expand i64 Cmp and Swap");
7021     SDValue cpInL, cpInH;
7022     cpInL = DAG.getNode(ISD::EXTRACT_ELEMENT, dl, MVT::i32, N->getOperand(2),
7023                         DAG.getConstant(0, MVT::i32));
7024     cpInH = DAG.getNode(ISD::EXTRACT_ELEMENT, dl, MVT::i32, N->getOperand(2),
7025                         DAG.getConstant(1, MVT::i32));
7026     cpInL = DAG.getCopyToReg(N->getOperand(0), dl, X86::EAX, cpInL, SDValue());
7027     cpInH = DAG.getCopyToReg(cpInL.getValue(0), dl, X86::EDX, cpInH,
7028                              cpInL.getValue(1));
7029     SDValue swapInL, swapInH;
7030     swapInL = DAG.getNode(ISD::EXTRACT_ELEMENT, dl, MVT::i32, N->getOperand(3),
7031                           DAG.getConstant(0, MVT::i32));
7032     swapInH = DAG.getNode(ISD::EXTRACT_ELEMENT, dl, MVT::i32, N->getOperand(3),
7033                           DAG.getConstant(1, MVT::i32));
7034     swapInL = DAG.getCopyToReg(cpInH.getValue(0), dl, X86::EBX, swapInL,
7035                                cpInH.getValue(1));
7036     swapInH = DAG.getCopyToReg(swapInL.getValue(0), dl, X86::ECX, swapInH,
7037                                swapInL.getValue(1));
7038     SDValue Ops[] = { swapInH.getValue(0),
7039                       N->getOperand(1),
7040                       swapInH.getValue(1) };
7041     SDVTList Tys = DAG.getVTList(MVT::Other, MVT::Flag);
7042     SDValue Result = DAG.getNode(X86ISD::LCMPXCHG8_DAG, dl, Tys, Ops, 3);
7043     SDValue cpOutL = DAG.getCopyFromReg(Result.getValue(0), dl, X86::EAX,
7044                                         MVT::i32, Result.getValue(1));
7045     SDValue cpOutH = DAG.getCopyFromReg(cpOutL.getValue(1), dl, X86::EDX,
7046                                         MVT::i32, cpOutL.getValue(2));
7047     SDValue OpsF[] = { cpOutL.getValue(0), cpOutH.getValue(0)};
7048     Results.push_back(DAG.getNode(ISD::BUILD_PAIR, dl, MVT::i64, OpsF, 2));
7049     Results.push_back(cpOutH.getValue(1));
7050     return;
7051   }
7052   case ISD::ATOMIC_LOAD_ADD:
7053     ReplaceATOMIC_BINARY_64(N, Results, DAG, X86ISD::ATOMADD64_DAG);
7054     return;
7055   case ISD::ATOMIC_LOAD_AND:
7056     ReplaceATOMIC_BINARY_64(N, Results, DAG, X86ISD::ATOMAND64_DAG);
7057     return;
7058   case ISD::ATOMIC_LOAD_NAND:
7059     ReplaceATOMIC_BINARY_64(N, Results, DAG, X86ISD::ATOMNAND64_DAG);
7060     return;
7061   case ISD::ATOMIC_LOAD_OR:
7062     ReplaceATOMIC_BINARY_64(N, Results, DAG, X86ISD::ATOMOR64_DAG);
7063     return;
7064   case ISD::ATOMIC_LOAD_SUB:
7065     ReplaceATOMIC_BINARY_64(N, Results, DAG, X86ISD::ATOMSUB64_DAG);
7066     return;
7067   case ISD::ATOMIC_LOAD_XOR:
7068     ReplaceATOMIC_BINARY_64(N, Results, DAG, X86ISD::ATOMXOR64_DAG);
7069     return;
7070   case ISD::ATOMIC_SWAP:
7071     ReplaceATOMIC_BINARY_64(N, Results, DAG, X86ISD::ATOMSWAP64_DAG);
7072     return;
7073   }
7074 }
7075
7076 const char *X86TargetLowering::getTargetNodeName(unsigned Opcode) const {
7077   switch (Opcode) {
7078   default: return NULL;
7079   case X86ISD::BSF:                return "X86ISD::BSF";
7080   case X86ISD::BSR:                return "X86ISD::BSR";
7081   case X86ISD::SHLD:               return "X86ISD::SHLD";
7082   case X86ISD::SHRD:               return "X86ISD::SHRD";
7083   case X86ISD::FAND:               return "X86ISD::FAND";
7084   case X86ISD::FOR:                return "X86ISD::FOR";
7085   case X86ISD::FXOR:               return "X86ISD::FXOR";
7086   case X86ISD::FSRL:               return "X86ISD::FSRL";
7087   case X86ISD::FILD:               return "X86ISD::FILD";
7088   case X86ISD::FILD_FLAG:          return "X86ISD::FILD_FLAG";
7089   case X86ISD::FP_TO_INT16_IN_MEM: return "X86ISD::FP_TO_INT16_IN_MEM";
7090   case X86ISD::FP_TO_INT32_IN_MEM: return "X86ISD::FP_TO_INT32_IN_MEM";
7091   case X86ISD::FP_TO_INT64_IN_MEM: return "X86ISD::FP_TO_INT64_IN_MEM";
7092   case X86ISD::FLD:                return "X86ISD::FLD";
7093   case X86ISD::FST:                return "X86ISD::FST";
7094   case X86ISD::CALL:               return "X86ISD::CALL";
7095   case X86ISD::TAILCALL:           return "X86ISD::TAILCALL";
7096   case X86ISD::RDTSC_DAG:          return "X86ISD::RDTSC_DAG";
7097   case X86ISD::BT:                 return "X86ISD::BT";
7098   case X86ISD::CMP:                return "X86ISD::CMP";
7099   case X86ISD::COMI:               return "X86ISD::COMI";
7100   case X86ISD::UCOMI:              return "X86ISD::UCOMI";
7101   case X86ISD::SETCC:              return "X86ISD::SETCC";
7102   case X86ISD::CMOV:               return "X86ISD::CMOV";
7103   case X86ISD::BRCOND:             return "X86ISD::BRCOND";
7104   case X86ISD::RET_FLAG:           return "X86ISD::RET_FLAG";
7105   case X86ISD::REP_STOS:           return "X86ISD::REP_STOS";
7106   case X86ISD::REP_MOVS:           return "X86ISD::REP_MOVS";
7107   case X86ISD::GlobalBaseReg:      return "X86ISD::GlobalBaseReg";
7108   case X86ISD::Wrapper:            return "X86ISD::Wrapper";
7109   case X86ISD::PEXTRB:             return "X86ISD::PEXTRB";
7110   case X86ISD::PEXTRW:             return "X86ISD::PEXTRW";
7111   case X86ISD::INSERTPS:           return "X86ISD::INSERTPS";
7112   case X86ISD::PINSRB:             return "X86ISD::PINSRB";
7113   case X86ISD::PINSRW:             return "X86ISD::PINSRW";
7114   case X86ISD::PSHUFB:             return "X86ISD::PSHUFB";
7115   case X86ISD::FMAX:               return "X86ISD::FMAX";
7116   case X86ISD::FMIN:               return "X86ISD::FMIN";
7117   case X86ISD::FRSQRT:             return "X86ISD::FRSQRT";
7118   case X86ISD::FRCP:               return "X86ISD::FRCP";
7119   case X86ISD::TLSADDR:            return "X86ISD::TLSADDR";
7120   case X86ISD::THREAD_POINTER:     return "X86ISD::THREAD_POINTER";
7121   case X86ISD::EH_RETURN:          return "X86ISD::EH_RETURN";
7122   case X86ISD::TC_RETURN:          return "X86ISD::TC_RETURN";
7123   case X86ISD::FNSTCW16m:          return "X86ISD::FNSTCW16m";
7124   case X86ISD::LCMPXCHG_DAG:       return "X86ISD::LCMPXCHG_DAG";
7125   case X86ISD::LCMPXCHG8_DAG:      return "X86ISD::LCMPXCHG8_DAG";
7126   case X86ISD::ATOMADD64_DAG:      return "X86ISD::ATOMADD64_DAG";
7127   case X86ISD::ATOMSUB64_DAG:      return "X86ISD::ATOMSUB64_DAG";
7128   case X86ISD::ATOMOR64_DAG:       return "X86ISD::ATOMOR64_DAG";
7129   case X86ISD::ATOMXOR64_DAG:      return "X86ISD::ATOMXOR64_DAG";
7130   case X86ISD::ATOMAND64_DAG:      return "X86ISD::ATOMAND64_DAG";
7131   case X86ISD::ATOMNAND64_DAG:     return "X86ISD::ATOMNAND64_DAG";
7132   case X86ISD::VZEXT_MOVL:         return "X86ISD::VZEXT_MOVL";
7133   case X86ISD::VZEXT_LOAD:         return "X86ISD::VZEXT_LOAD";
7134   case X86ISD::VSHL:               return "X86ISD::VSHL";
7135   case X86ISD::VSRL:               return "X86ISD::VSRL";
7136   case X86ISD::CMPPD:              return "X86ISD::CMPPD";
7137   case X86ISD::CMPPS:              return "X86ISD::CMPPS";
7138   case X86ISD::PCMPEQB:            return "X86ISD::PCMPEQB";
7139   case X86ISD::PCMPEQW:            return "X86ISD::PCMPEQW";
7140   case X86ISD::PCMPEQD:            return "X86ISD::PCMPEQD";
7141   case X86ISD::PCMPEQQ:            return "X86ISD::PCMPEQQ";
7142   case X86ISD::PCMPGTB:            return "X86ISD::PCMPGTB";
7143   case X86ISD::PCMPGTW:            return "X86ISD::PCMPGTW";
7144   case X86ISD::PCMPGTD:            return "X86ISD::PCMPGTD";
7145   case X86ISD::PCMPGTQ:            return "X86ISD::PCMPGTQ";
7146   case X86ISD::ADD:                return "X86ISD::ADD";
7147   case X86ISD::SUB:                return "X86ISD::SUB";
7148   case X86ISD::SMUL:               return "X86ISD::SMUL";
7149   case X86ISD::UMUL:               return "X86ISD::UMUL";
7150   case X86ISD::INC:                return "X86ISD::INC";
7151   case X86ISD::DEC:                return "X86ISD::DEC";
7152   }
7153 }
7154
7155 // isLegalAddressingMode - Return true if the addressing mode represented
7156 // by AM is legal for this target, for a load/store of the specified type.
7157 bool X86TargetLowering::isLegalAddressingMode(const AddrMode &AM,
7158                                               const Type *Ty) const {
7159   // X86 supports extremely general addressing modes.
7160
7161   // X86 allows a sign-extended 32-bit immediate field as a displacement.
7162   if (AM.BaseOffs <= -(1LL << 32) || AM.BaseOffs >= (1LL << 32)-1)
7163     return false;
7164
7165   if (AM.BaseGV) {
7166     // We can only fold this if we don't need an extra load.
7167     if (Subtarget->GVRequiresExtraLoad(AM.BaseGV, getTargetMachine(), false))
7168       return false;
7169     // If BaseGV requires a register, we cannot also have a BaseReg.
7170     if (Subtarget->GVRequiresRegister(AM.BaseGV, getTargetMachine(), false) &&
7171         AM.HasBaseReg)
7172       return false;
7173
7174     // X86-64 only supports addr of globals in small code model.
7175     if (Subtarget->is64Bit()) {
7176       if (getTargetMachine().getCodeModel() != CodeModel::Small)
7177         return false;
7178       // If lower 4G is not available, then we must use rip-relative addressing.
7179       if (AM.BaseOffs || AM.Scale > 1)
7180         return false;
7181     }
7182   }
7183
7184   switch (AM.Scale) {
7185   case 0:
7186   case 1:
7187   case 2:
7188   case 4:
7189   case 8:
7190     // These scales always work.
7191     break;
7192   case 3:
7193   case 5:
7194   case 9:
7195     // These scales are formed with basereg+scalereg.  Only accept if there is
7196     // no basereg yet.
7197     if (AM.HasBaseReg)
7198       return false;
7199     break;
7200   default:  // Other stuff never works.
7201     return false;
7202   }
7203
7204   return true;
7205 }
7206
7207
7208 bool X86TargetLowering::isTruncateFree(const Type *Ty1, const Type *Ty2) const {
7209   if (!Ty1->isInteger() || !Ty2->isInteger())
7210     return false;
7211   unsigned NumBits1 = Ty1->getPrimitiveSizeInBits();
7212   unsigned NumBits2 = Ty2->getPrimitiveSizeInBits();
7213   if (NumBits1 <= NumBits2)
7214     return false;
7215   return Subtarget->is64Bit() || NumBits1 < 64;
7216 }
7217
7218 bool X86TargetLowering::isTruncateFree(MVT VT1, MVT VT2) const {
7219   if (!VT1.isInteger() || !VT2.isInteger())
7220     return false;
7221   unsigned NumBits1 = VT1.getSizeInBits();
7222   unsigned NumBits2 = VT2.getSizeInBits();
7223   if (NumBits1 <= NumBits2)
7224     return false;
7225   return Subtarget->is64Bit() || NumBits1 < 64;
7226 }
7227
7228 /// isShuffleMaskLegal - Targets can use this to indicate that they only
7229 /// support *some* VECTOR_SHUFFLE operations, those with specific masks.
7230 /// By default, if a target supports the VECTOR_SHUFFLE node, all mask values
7231 /// are assumed to be legal.
7232 bool
7233 X86TargetLowering::isShuffleMaskLegal(SDValue Mask, MVT VT) const {
7234   // Only do shuffles on 128-bit vector types for now.
7235   // FIXME: pshufb, blends
7236   if (VT.getSizeInBits() == 64) return false;
7237   return (Mask.getNode()->getNumOperands() <= 4 ||
7238           isIdentityMask(Mask.getNode()) ||
7239           isIdentityMask(Mask.getNode(), true) ||
7240           isSplatMask(Mask.getNode())  ||
7241           X86::isPSHUFHWMask(Mask.getNode()) ||
7242           X86::isPSHUFLWMask(Mask.getNode()) ||
7243           X86::isUNPCKLMask(Mask.getNode()) ||
7244           X86::isUNPCKHMask(Mask.getNode()) ||
7245           X86::isUNPCKL_v_undef_Mask(Mask.getNode()) ||
7246           X86::isUNPCKH_v_undef_Mask(Mask.getNode()));
7247 }
7248
7249 bool
7250 X86TargetLowering::isVectorClearMaskLegal(const std::vector<SDValue> &BVOps,
7251                                           MVT EVT, SelectionDAG &DAG) const {
7252   unsigned NumElts = BVOps.size();
7253   // Only do shuffles on 128-bit vector types for now.
7254   if (EVT.getSizeInBits() * NumElts == 64) return false;
7255   if (NumElts == 2) return true;
7256   if (NumElts == 4) {
7257     return (isMOVLMask(&BVOps[0], 4)  ||
7258             isCommutedMOVL(&BVOps[0], 4, true) ||
7259             isSHUFPMask(&BVOps[0], 4) ||
7260             isCommutedSHUFP(&BVOps[0], 4));
7261   }
7262   return false;
7263 }
7264
7265 //===----------------------------------------------------------------------===//
7266 //                           X86 Scheduler Hooks
7267 //===----------------------------------------------------------------------===//
7268
7269 // private utility function
7270 MachineBasicBlock *
7271 X86TargetLowering::EmitAtomicBitwiseWithCustomInserter(MachineInstr *bInstr,
7272                                                        MachineBasicBlock *MBB,
7273                                                        unsigned regOpc,
7274                                                        unsigned immOpc,
7275                                                        unsigned LoadOpc,
7276                                                        unsigned CXchgOpc,
7277                                                        unsigned copyOpc,
7278                                                        unsigned notOpc,
7279                                                        unsigned EAXreg,
7280                                                        TargetRegisterClass *RC,
7281                                                        bool invSrc) const {
7282   // For the atomic bitwise operator, we generate
7283   //   thisMBB:
7284   //   newMBB:
7285   //     ld  t1 = [bitinstr.addr]
7286   //     op  t2 = t1, [bitinstr.val]
7287   //     mov EAX = t1
7288   //     lcs dest = [bitinstr.addr], t2  [EAX is implicit]
7289   //     bz  newMBB
7290   //     fallthrough -->nextMBB
7291   const TargetInstrInfo *TII = getTargetMachine().getInstrInfo();
7292   const BasicBlock *LLVM_BB = MBB->getBasicBlock();
7293   MachineFunction::iterator MBBIter = MBB;
7294   ++MBBIter;
7295
7296   /// First build the CFG
7297   MachineFunction *F = MBB->getParent();
7298   MachineBasicBlock *thisMBB = MBB;
7299   MachineBasicBlock *newMBB = F->CreateMachineBasicBlock(LLVM_BB);
7300   MachineBasicBlock *nextMBB = F->CreateMachineBasicBlock(LLVM_BB);
7301   F->insert(MBBIter, newMBB);
7302   F->insert(MBBIter, nextMBB);
7303
7304   // Move all successors to thisMBB to nextMBB
7305   nextMBB->transferSuccessors(thisMBB);
7306
7307   // Update thisMBB to fall through to newMBB
7308   thisMBB->addSuccessor(newMBB);
7309
7310   // newMBB jumps to itself and fall through to nextMBB
7311   newMBB->addSuccessor(nextMBB);
7312   newMBB->addSuccessor(newMBB);
7313
7314   // Insert instructions into newMBB based on incoming instruction
7315   assert(bInstr->getNumOperands() < 8 && "unexpected number of operands");
7316   DebugLoc dl = bInstr->getDebugLoc();
7317   MachineOperand& destOper = bInstr->getOperand(0);
7318   MachineOperand* argOpers[6];
7319   int numArgs = bInstr->getNumOperands() - 1;
7320   for (int i=0; i < numArgs; ++i)
7321     argOpers[i] = &bInstr->getOperand(i+1);
7322
7323   // x86 address has 4 operands: base, index, scale, and displacement
7324   int lastAddrIndx = 3; // [0,3]
7325   int valArgIndx = 4;
7326
7327   unsigned t1 = F->getRegInfo().createVirtualRegister(RC);
7328   MachineInstrBuilder MIB = BuildMI(newMBB, dl, TII->get(LoadOpc), t1);
7329   for (int i=0; i <= lastAddrIndx; ++i)
7330     (*MIB).addOperand(*argOpers[i]);
7331
7332   unsigned tt = F->getRegInfo().createVirtualRegister(RC);
7333   if (invSrc) {
7334     MIB = BuildMI(newMBB, dl, TII->get(notOpc), tt).addReg(t1);
7335   }
7336   else
7337     tt = t1;
7338
7339   unsigned t2 = F->getRegInfo().createVirtualRegister(RC);
7340   assert((argOpers[valArgIndx]->isReg() ||
7341           argOpers[valArgIndx]->isImm()) &&
7342          "invalid operand");
7343   if (argOpers[valArgIndx]->isReg())
7344     MIB = BuildMI(newMBB, dl, TII->get(regOpc), t2);
7345   else
7346     MIB = BuildMI(newMBB, dl, TII->get(immOpc), t2);
7347   MIB.addReg(tt);
7348   (*MIB).addOperand(*argOpers[valArgIndx]);
7349
7350   MIB = BuildMI(newMBB, dl, TII->get(copyOpc), EAXreg);
7351   MIB.addReg(t1);
7352
7353   MIB = BuildMI(newMBB, dl, TII->get(CXchgOpc));
7354   for (int i=0; i <= lastAddrIndx; ++i)
7355     (*MIB).addOperand(*argOpers[i]);
7356   MIB.addReg(t2);
7357   assert(bInstr->hasOneMemOperand() && "Unexpected number of memoperand");
7358   (*MIB).addMemOperand(*F, *bInstr->memoperands_begin());
7359
7360   MIB = BuildMI(newMBB, dl, TII->get(copyOpc), destOper.getReg());
7361   MIB.addReg(EAXreg);
7362
7363   // insert branch
7364   BuildMI(newMBB, dl, TII->get(X86::JNE)).addMBB(newMBB);
7365
7366   F->DeleteMachineInstr(bInstr);   // The pseudo instruction is gone now.
7367   return nextMBB;
7368 }
7369
7370 // private utility function:  64 bit atomics on 32 bit host.
7371 MachineBasicBlock *
7372 X86TargetLowering::EmitAtomicBit6432WithCustomInserter(MachineInstr *bInstr,
7373                                                        MachineBasicBlock *MBB,
7374                                                        unsigned regOpcL,
7375                                                        unsigned regOpcH,
7376                                                        unsigned immOpcL,
7377                                                        unsigned immOpcH,
7378                                                        bool invSrc) const {
7379   // For the atomic bitwise operator, we generate
7380   //   thisMBB (instructions are in pairs, except cmpxchg8b)
7381   //     ld t1,t2 = [bitinstr.addr]
7382   //   newMBB:
7383   //     out1, out2 = phi (thisMBB, t1/t2) (newMBB, t3/t4)
7384   //     op  t5, t6 <- out1, out2, [bitinstr.val]
7385   //      (for SWAP, substitute:  mov t5, t6 <- [bitinstr.val])
7386   //     mov ECX, EBX <- t5, t6
7387   //     mov EAX, EDX <- t1, t2
7388   //     cmpxchg8b [bitinstr.addr]  [EAX, EDX, EBX, ECX implicit]
7389   //     mov t3, t4 <- EAX, EDX
7390   //     bz  newMBB
7391   //     result in out1, out2
7392   //     fallthrough -->nextMBB
7393
7394   const TargetRegisterClass *RC = X86::GR32RegisterClass;
7395   const unsigned LoadOpc = X86::MOV32rm;
7396   const unsigned copyOpc = X86::MOV32rr;
7397   const unsigned NotOpc = X86::NOT32r;
7398   const TargetInstrInfo *TII = getTargetMachine().getInstrInfo();
7399   const BasicBlock *LLVM_BB = MBB->getBasicBlock();
7400   MachineFunction::iterator MBBIter = MBB;
7401   ++MBBIter;
7402
7403   /// First build the CFG
7404   MachineFunction *F = MBB->getParent();
7405   MachineBasicBlock *thisMBB = MBB;
7406   MachineBasicBlock *newMBB = F->CreateMachineBasicBlock(LLVM_BB);
7407   MachineBasicBlock *nextMBB = F->CreateMachineBasicBlock(LLVM_BB);
7408   F->insert(MBBIter, newMBB);
7409   F->insert(MBBIter, nextMBB);
7410
7411   // Move all successors to thisMBB to nextMBB
7412   nextMBB->transferSuccessors(thisMBB);
7413
7414   // Update thisMBB to fall through to newMBB
7415   thisMBB->addSuccessor(newMBB);
7416
7417   // newMBB jumps to itself and fall through to nextMBB
7418   newMBB->addSuccessor(nextMBB);
7419   newMBB->addSuccessor(newMBB);
7420
7421   DebugLoc dl = bInstr->getDebugLoc();
7422   // Insert instructions into newMBB based on incoming instruction
7423   // There are 8 "real" operands plus 9 implicit def/uses, ignored here.
7424   assert(bInstr->getNumOperands() < 18 && "unexpected number of operands");
7425   MachineOperand& dest1Oper = bInstr->getOperand(0);
7426   MachineOperand& dest2Oper = bInstr->getOperand(1);
7427   MachineOperand* argOpers[6];
7428   for (int i=0; i < 6; ++i)
7429     argOpers[i] = &bInstr->getOperand(i+2);
7430
7431   // x86 address has 4 operands: base, index, scale, and displacement
7432   int lastAddrIndx = 3; // [0,3]
7433
7434   unsigned t1 = F->getRegInfo().createVirtualRegister(RC);
7435   MachineInstrBuilder MIB = BuildMI(thisMBB, dl, TII->get(LoadOpc), t1);
7436   for (int i=0; i <= lastAddrIndx; ++i)
7437     (*MIB).addOperand(*argOpers[i]);
7438   unsigned t2 = F->getRegInfo().createVirtualRegister(RC);
7439   MIB = BuildMI(thisMBB, dl, TII->get(LoadOpc), t2);
7440   // add 4 to displacement.
7441   for (int i=0; i <= lastAddrIndx-1; ++i)
7442     (*MIB).addOperand(*argOpers[i]);
7443   MachineOperand newOp3 = *(argOpers[3]);
7444   if (newOp3.isImm())
7445     newOp3.setImm(newOp3.getImm()+4);
7446   else
7447     newOp3.setOffset(newOp3.getOffset()+4);
7448   (*MIB).addOperand(newOp3);
7449
7450   // t3/4 are defined later, at the bottom of the loop
7451   unsigned t3 = F->getRegInfo().createVirtualRegister(RC);
7452   unsigned t4 = F->getRegInfo().createVirtualRegister(RC);
7453   BuildMI(newMBB, dl, TII->get(X86::PHI), dest1Oper.getReg())
7454     .addReg(t1).addMBB(thisMBB).addReg(t3).addMBB(newMBB);
7455   BuildMI(newMBB, dl, TII->get(X86::PHI), dest2Oper.getReg())
7456     .addReg(t2).addMBB(thisMBB).addReg(t4).addMBB(newMBB);
7457
7458   unsigned tt1 = F->getRegInfo().createVirtualRegister(RC);
7459   unsigned tt2 = F->getRegInfo().createVirtualRegister(RC);
7460   if (invSrc) {
7461     MIB = BuildMI(newMBB, dl, TII->get(NotOpc), tt1).addReg(t1);
7462     MIB = BuildMI(newMBB, dl, TII->get(NotOpc), tt2).addReg(t2);
7463   } else {
7464     tt1 = t1;
7465     tt2 = t2;
7466   }
7467
7468   assert((argOpers[4]->isReg() || argOpers[4]->isImm()) &&
7469          "invalid operand");
7470   unsigned t5 = F->getRegInfo().createVirtualRegister(RC);
7471   unsigned t6 = F->getRegInfo().createVirtualRegister(RC);
7472   if (argOpers[4]->isReg())
7473     MIB = BuildMI(newMBB, dl, TII->get(regOpcL), t5);
7474   else
7475     MIB = BuildMI(newMBB, dl, TII->get(immOpcL), t5);
7476   if (regOpcL != X86::MOV32rr)
7477     MIB.addReg(tt1);
7478   (*MIB).addOperand(*argOpers[4]);
7479   assert(argOpers[5]->isReg() == argOpers[4]->isReg());
7480   assert(argOpers[5]->isImm() == argOpers[4]->isImm());
7481   if (argOpers[5]->isReg())
7482     MIB = BuildMI(newMBB, dl, TII->get(regOpcH), t6);
7483   else
7484     MIB = BuildMI(newMBB, dl, TII->get(immOpcH), t6);
7485   if (regOpcH != X86::MOV32rr)
7486     MIB.addReg(tt2);
7487   (*MIB).addOperand(*argOpers[5]);
7488
7489   MIB = BuildMI(newMBB, dl, TII->get(copyOpc), X86::EAX);
7490   MIB.addReg(t1);
7491   MIB = BuildMI(newMBB, dl, TII->get(copyOpc), X86::EDX);
7492   MIB.addReg(t2);
7493
7494   MIB = BuildMI(newMBB, dl, TII->get(copyOpc), X86::EBX);
7495   MIB.addReg(t5);
7496   MIB = BuildMI(newMBB, dl, TII->get(copyOpc), X86::ECX);
7497   MIB.addReg(t6);
7498
7499   MIB = BuildMI(newMBB, dl, TII->get(X86::LCMPXCHG8B));
7500   for (int i=0; i <= lastAddrIndx; ++i)
7501     (*MIB).addOperand(*argOpers[i]);
7502
7503   assert(bInstr->hasOneMemOperand() && "Unexpected number of memoperand");
7504   (*MIB).addMemOperand(*F, *bInstr->memoperands_begin());
7505
7506   MIB = BuildMI(newMBB, dl, TII->get(copyOpc), t3);
7507   MIB.addReg(X86::EAX);
7508   MIB = BuildMI(newMBB, dl, TII->get(copyOpc), t4);
7509   MIB.addReg(X86::EDX);
7510
7511   // insert branch
7512   BuildMI(newMBB, dl, TII->get(X86::JNE)).addMBB(newMBB);
7513
7514   F->DeleteMachineInstr(bInstr);   // The pseudo instruction is gone now.
7515   return nextMBB;
7516 }
7517
7518 // private utility function
7519 MachineBasicBlock *
7520 X86TargetLowering::EmitAtomicMinMaxWithCustomInserter(MachineInstr *mInstr,
7521                                                       MachineBasicBlock *MBB,
7522                                                       unsigned cmovOpc) const {
7523   // For the atomic min/max operator, we generate
7524   //   thisMBB:
7525   //   newMBB:
7526   //     ld t1 = [min/max.addr]
7527   //     mov t2 = [min/max.val]
7528   //     cmp  t1, t2
7529   //     cmov[cond] t2 = t1
7530   //     mov EAX = t1
7531   //     lcs dest = [bitinstr.addr], t2  [EAX is implicit]
7532   //     bz   newMBB
7533   //     fallthrough -->nextMBB
7534   //
7535   const TargetInstrInfo *TII = getTargetMachine().getInstrInfo();
7536   const BasicBlock *LLVM_BB = MBB->getBasicBlock();
7537   MachineFunction::iterator MBBIter = MBB;
7538   ++MBBIter;
7539
7540   /// First build the CFG
7541   MachineFunction *F = MBB->getParent();
7542   MachineBasicBlock *thisMBB = MBB;
7543   MachineBasicBlock *newMBB = F->CreateMachineBasicBlock(LLVM_BB);
7544   MachineBasicBlock *nextMBB = F->CreateMachineBasicBlock(LLVM_BB);
7545   F->insert(MBBIter, newMBB);
7546   F->insert(MBBIter, nextMBB);
7547
7548   // Move all successors to thisMBB to nextMBB
7549   nextMBB->transferSuccessors(thisMBB);
7550
7551   // Update thisMBB to fall through to newMBB
7552   thisMBB->addSuccessor(newMBB);
7553
7554   // newMBB jumps to newMBB and fall through to nextMBB
7555   newMBB->addSuccessor(nextMBB);
7556   newMBB->addSuccessor(newMBB);
7557
7558   DebugLoc dl = mInstr->getDebugLoc();
7559   // Insert instructions into newMBB based on incoming instruction
7560   assert(mInstr->getNumOperands() < 8 && "unexpected number of operands");
7561   MachineOperand& destOper = mInstr->getOperand(0);
7562   MachineOperand* argOpers[6];
7563   int numArgs = mInstr->getNumOperands() - 1;
7564   for (int i=0; i < numArgs; ++i)
7565     argOpers[i] = &mInstr->getOperand(i+1);
7566
7567   // x86 address has 4 operands: base, index, scale, and displacement
7568   int lastAddrIndx = 3; // [0,3]
7569   int valArgIndx = 4;
7570
7571   unsigned t1 = F->getRegInfo().createVirtualRegister(X86::GR32RegisterClass);
7572   MachineInstrBuilder MIB = BuildMI(newMBB, dl, TII->get(X86::MOV32rm), t1);
7573   for (int i=0; i <= lastAddrIndx; ++i)
7574     (*MIB).addOperand(*argOpers[i]);
7575
7576   // We only support register and immediate values
7577   assert((argOpers[valArgIndx]->isReg() ||
7578           argOpers[valArgIndx]->isImm()) &&
7579          "invalid operand");
7580
7581   unsigned t2 = F->getRegInfo().createVirtualRegister(X86::GR32RegisterClass);
7582   if (argOpers[valArgIndx]->isReg())
7583     MIB = BuildMI(newMBB, dl, TII->get(X86::MOV32rr), t2);
7584   else
7585     MIB = BuildMI(newMBB, dl, TII->get(X86::MOV32rr), t2);
7586   (*MIB).addOperand(*argOpers[valArgIndx]);
7587
7588   MIB = BuildMI(newMBB, dl, TII->get(X86::MOV32rr), X86::EAX);
7589   MIB.addReg(t1);
7590
7591   MIB = BuildMI(newMBB, dl, TII->get(X86::CMP32rr));
7592   MIB.addReg(t1);
7593   MIB.addReg(t2);
7594
7595   // Generate movc
7596   unsigned t3 = F->getRegInfo().createVirtualRegister(X86::GR32RegisterClass);
7597   MIB = BuildMI(newMBB, dl, TII->get(cmovOpc),t3);
7598   MIB.addReg(t2);
7599   MIB.addReg(t1);
7600
7601   // Cmp and exchange if none has modified the memory location
7602   MIB = BuildMI(newMBB, dl, TII->get(X86::LCMPXCHG32));
7603   for (int i=0; i <= lastAddrIndx; ++i)
7604     (*MIB).addOperand(*argOpers[i]);
7605   MIB.addReg(t3);
7606   assert(mInstr->hasOneMemOperand() && "Unexpected number of memoperand");
7607   (*MIB).addMemOperand(*F, *mInstr->memoperands_begin());
7608
7609   MIB = BuildMI(newMBB, dl, TII->get(X86::MOV32rr), destOper.getReg());
7610   MIB.addReg(X86::EAX);
7611
7612   // insert branch
7613   BuildMI(newMBB, dl, TII->get(X86::JNE)).addMBB(newMBB);
7614
7615   F->DeleteMachineInstr(mInstr);   // The pseudo instruction is gone now.
7616   return nextMBB;
7617 }
7618
7619
7620 MachineBasicBlock *
7621 X86TargetLowering::EmitInstrWithCustomInserter(MachineInstr *MI,
7622                                                MachineBasicBlock *BB) const {
7623   DebugLoc dl = MI->getDebugLoc();
7624   const TargetInstrInfo *TII = getTargetMachine().getInstrInfo();
7625   switch (MI->getOpcode()) {
7626   default: assert(false && "Unexpected instr type to insert");
7627   case X86::CMOV_V1I64:
7628   case X86::CMOV_FR32:
7629   case X86::CMOV_FR64:
7630   case X86::CMOV_V4F32:
7631   case X86::CMOV_V2F64:
7632   case X86::CMOV_V2I64: {
7633     // To "insert" a SELECT_CC instruction, we actually have to insert the
7634     // diamond control-flow pattern.  The incoming instruction knows the
7635     // destination vreg to set, the condition code register to branch on, the
7636     // true/false values to select between, and a branch opcode to use.
7637     const BasicBlock *LLVM_BB = BB->getBasicBlock();
7638     MachineFunction::iterator It = BB;
7639     ++It;
7640
7641     //  thisMBB:
7642     //  ...
7643     //   TrueVal = ...
7644     //   cmpTY ccX, r1, r2
7645     //   bCC copy1MBB
7646     //   fallthrough --> copy0MBB
7647     MachineBasicBlock *thisMBB = BB;
7648     MachineFunction *F = BB->getParent();
7649     MachineBasicBlock *copy0MBB = F->CreateMachineBasicBlock(LLVM_BB);
7650     MachineBasicBlock *sinkMBB = F->CreateMachineBasicBlock(LLVM_BB);
7651     unsigned Opc =
7652       X86::GetCondBranchFromCond((X86::CondCode)MI->getOperand(3).getImm());
7653     BuildMI(BB, dl, TII->get(Opc)).addMBB(sinkMBB);
7654     F->insert(It, copy0MBB);
7655     F->insert(It, sinkMBB);
7656     // Update machine-CFG edges by transferring all successors of the current
7657     // block to the new block which will contain the Phi node for the select.
7658     sinkMBB->transferSuccessors(BB);
7659
7660     // Add the true and fallthrough blocks as its successors.
7661     BB->addSuccessor(copy0MBB);
7662     BB->addSuccessor(sinkMBB);
7663
7664     //  copy0MBB:
7665     //   %FalseValue = ...
7666     //   # fallthrough to sinkMBB
7667     BB = copy0MBB;
7668
7669     // Update machine-CFG edges
7670     BB->addSuccessor(sinkMBB);
7671
7672     //  sinkMBB:
7673     //   %Result = phi [ %FalseValue, copy0MBB ], [ %TrueValue, thisMBB ]
7674     //  ...
7675     BB = sinkMBB;
7676     BuildMI(BB, dl, TII->get(X86::PHI), MI->getOperand(0).getReg())
7677       .addReg(MI->getOperand(1).getReg()).addMBB(copy0MBB)
7678       .addReg(MI->getOperand(2).getReg()).addMBB(thisMBB);
7679
7680     F->DeleteMachineInstr(MI);   // The pseudo instruction is gone now.
7681     return BB;
7682   }
7683
7684   case X86::FP32_TO_INT16_IN_MEM:
7685   case X86::FP32_TO_INT32_IN_MEM:
7686   case X86::FP32_TO_INT64_IN_MEM:
7687   case X86::FP64_TO_INT16_IN_MEM:
7688   case X86::FP64_TO_INT32_IN_MEM:
7689   case X86::FP64_TO_INT64_IN_MEM:
7690   case X86::FP80_TO_INT16_IN_MEM:
7691   case X86::FP80_TO_INT32_IN_MEM:
7692   case X86::FP80_TO_INT64_IN_MEM: {
7693     // Change the floating point control register to use "round towards zero"
7694     // mode when truncating to an integer value.
7695     MachineFunction *F = BB->getParent();
7696     int CWFrameIdx = F->getFrameInfo()->CreateStackObject(2, 2);
7697     addFrameReference(BuildMI(BB, dl, TII->get(X86::FNSTCW16m)), CWFrameIdx);
7698
7699     // Load the old value of the high byte of the control word...
7700     unsigned OldCW =
7701       F->getRegInfo().createVirtualRegister(X86::GR16RegisterClass);
7702     addFrameReference(BuildMI(BB, dl, TII->get(X86::MOV16rm), OldCW),
7703                       CWFrameIdx);
7704
7705     // Set the high part to be round to zero...
7706     addFrameReference(BuildMI(BB, dl, TII->get(X86::MOV16mi)), CWFrameIdx)
7707       .addImm(0xC7F);
7708
7709     // Reload the modified control word now...
7710     addFrameReference(BuildMI(BB, dl, TII->get(X86::FLDCW16m)), CWFrameIdx);
7711
7712     // Restore the memory image of control word to original value
7713     addFrameReference(BuildMI(BB, dl, TII->get(X86::MOV16mr)), CWFrameIdx)
7714       .addReg(OldCW);
7715
7716     // Get the X86 opcode to use.
7717     unsigned Opc;
7718     switch (MI->getOpcode()) {
7719     default: assert(0 && "illegal opcode!");
7720     case X86::FP32_TO_INT16_IN_MEM: Opc = X86::IST_Fp16m32; break;
7721     case X86::FP32_TO_INT32_IN_MEM: Opc = X86::IST_Fp32m32; break;
7722     case X86::FP32_TO_INT64_IN_MEM: Opc = X86::IST_Fp64m32; break;
7723     case X86::FP64_TO_INT16_IN_MEM: Opc = X86::IST_Fp16m64; break;
7724     case X86::FP64_TO_INT32_IN_MEM: Opc = X86::IST_Fp32m64; break;
7725     case X86::FP64_TO_INT64_IN_MEM: Opc = X86::IST_Fp64m64; break;
7726     case X86::FP80_TO_INT16_IN_MEM: Opc = X86::IST_Fp16m80; break;
7727     case X86::FP80_TO_INT32_IN_MEM: Opc = X86::IST_Fp32m80; break;
7728     case X86::FP80_TO_INT64_IN_MEM: Opc = X86::IST_Fp64m80; break;
7729     }
7730
7731     X86AddressMode AM;
7732     MachineOperand &Op = MI->getOperand(0);
7733     if (Op.isReg()) {
7734       AM.BaseType = X86AddressMode::RegBase;
7735       AM.Base.Reg = Op.getReg();
7736     } else {
7737       AM.BaseType = X86AddressMode::FrameIndexBase;
7738       AM.Base.FrameIndex = Op.getIndex();
7739     }
7740     Op = MI->getOperand(1);
7741     if (Op.isImm())
7742       AM.Scale = Op.getImm();
7743     Op = MI->getOperand(2);
7744     if (Op.isImm())
7745       AM.IndexReg = Op.getImm();
7746     Op = MI->getOperand(3);
7747     if (Op.isGlobal()) {
7748       AM.GV = Op.getGlobal();
7749     } else {
7750       AM.Disp = Op.getImm();
7751     }
7752     addFullAddress(BuildMI(BB, dl, TII->get(Opc)), AM)
7753                       .addReg(MI->getOperand(4).getReg());
7754
7755     // Reload the original control word now.
7756     addFrameReference(BuildMI(BB, dl, TII->get(X86::FLDCW16m)), CWFrameIdx);
7757
7758     F->DeleteMachineInstr(MI);   // The pseudo instruction is gone now.
7759     return BB;
7760   }
7761   case X86::ATOMAND32:
7762     return EmitAtomicBitwiseWithCustomInserter(MI, BB, X86::AND32rr,
7763                                                X86::AND32ri, X86::MOV32rm,
7764                                                X86::LCMPXCHG32, X86::MOV32rr,
7765                                                X86::NOT32r, X86::EAX,
7766                                                X86::GR32RegisterClass);
7767   case X86::ATOMOR32:
7768     return EmitAtomicBitwiseWithCustomInserter(MI, BB, X86::OR32rr,
7769                                                X86::OR32ri, X86::MOV32rm,
7770                                                X86::LCMPXCHG32, X86::MOV32rr,
7771                                                X86::NOT32r, X86::EAX,
7772                                                X86::GR32RegisterClass);
7773   case X86::ATOMXOR32:
7774     return EmitAtomicBitwiseWithCustomInserter(MI, BB, X86::XOR32rr,
7775                                                X86::XOR32ri, X86::MOV32rm,
7776                                                X86::LCMPXCHG32, X86::MOV32rr,
7777                                                X86::NOT32r, X86::EAX,
7778                                                X86::GR32RegisterClass);
7779   case X86::ATOMNAND32:
7780     return EmitAtomicBitwiseWithCustomInserter(MI, BB, X86::AND32rr,
7781                                                X86::AND32ri, X86::MOV32rm,
7782                                                X86::LCMPXCHG32, X86::MOV32rr,
7783                                                X86::NOT32r, X86::EAX,
7784                                                X86::GR32RegisterClass, true);
7785   case X86::ATOMMIN32:
7786     return EmitAtomicMinMaxWithCustomInserter(MI, BB, X86::CMOVL32rr);
7787   case X86::ATOMMAX32:
7788     return EmitAtomicMinMaxWithCustomInserter(MI, BB, X86::CMOVG32rr);
7789   case X86::ATOMUMIN32:
7790     return EmitAtomicMinMaxWithCustomInserter(MI, BB, X86::CMOVB32rr);
7791   case X86::ATOMUMAX32:
7792     return EmitAtomicMinMaxWithCustomInserter(MI, BB, X86::CMOVA32rr);
7793
7794   case X86::ATOMAND16:
7795     return EmitAtomicBitwiseWithCustomInserter(MI, BB, X86::AND16rr,
7796                                                X86::AND16ri, X86::MOV16rm,
7797                                                X86::LCMPXCHG16, X86::MOV16rr,
7798                                                X86::NOT16r, X86::AX,
7799                                                X86::GR16RegisterClass);
7800   case X86::ATOMOR16:
7801     return EmitAtomicBitwiseWithCustomInserter(MI, BB, X86::OR16rr,
7802                                                X86::OR16ri, X86::MOV16rm,
7803                                                X86::LCMPXCHG16, X86::MOV16rr,
7804                                                X86::NOT16r, X86::AX,
7805                                                X86::GR16RegisterClass);
7806   case X86::ATOMXOR16:
7807     return EmitAtomicBitwiseWithCustomInserter(MI, BB, X86::XOR16rr,
7808                                                X86::XOR16ri, X86::MOV16rm,
7809                                                X86::LCMPXCHG16, X86::MOV16rr,
7810                                                X86::NOT16r, X86::AX,
7811                                                X86::GR16RegisterClass);
7812   case X86::ATOMNAND16:
7813     return EmitAtomicBitwiseWithCustomInserter(MI, BB, X86::AND16rr,
7814                                                X86::AND16ri, X86::MOV16rm,
7815                                                X86::LCMPXCHG16, X86::MOV16rr,
7816                                                X86::NOT16r, X86::AX,
7817                                                X86::GR16RegisterClass, true);
7818   case X86::ATOMMIN16:
7819     return EmitAtomicMinMaxWithCustomInserter(MI, BB, X86::CMOVL16rr);
7820   case X86::ATOMMAX16:
7821     return EmitAtomicMinMaxWithCustomInserter(MI, BB, X86::CMOVG16rr);
7822   case X86::ATOMUMIN16:
7823     return EmitAtomicMinMaxWithCustomInserter(MI, BB, X86::CMOVB16rr);
7824   case X86::ATOMUMAX16:
7825     return EmitAtomicMinMaxWithCustomInserter(MI, BB, X86::CMOVA16rr);
7826
7827   case X86::ATOMAND8:
7828     return EmitAtomicBitwiseWithCustomInserter(MI, BB, X86::AND8rr,
7829                                                X86::AND8ri, X86::MOV8rm,
7830                                                X86::LCMPXCHG8, X86::MOV8rr,
7831                                                X86::NOT8r, X86::AL,
7832                                                X86::GR8RegisterClass);
7833   case X86::ATOMOR8:
7834     return EmitAtomicBitwiseWithCustomInserter(MI, BB, X86::OR8rr,
7835                                                X86::OR8ri, X86::MOV8rm,
7836                                                X86::LCMPXCHG8, X86::MOV8rr,
7837                                                X86::NOT8r, X86::AL,
7838                                                X86::GR8RegisterClass);
7839   case X86::ATOMXOR8:
7840     return EmitAtomicBitwiseWithCustomInserter(MI, BB, X86::XOR8rr,
7841                                                X86::XOR8ri, X86::MOV8rm,
7842                                                X86::LCMPXCHG8, X86::MOV8rr,
7843                                                X86::NOT8r, X86::AL,
7844                                                X86::GR8RegisterClass);
7845   case X86::ATOMNAND8:
7846     return EmitAtomicBitwiseWithCustomInserter(MI, BB, X86::AND8rr,
7847                                                X86::AND8ri, X86::MOV8rm,
7848                                                X86::LCMPXCHG8, X86::MOV8rr,
7849                                                X86::NOT8r, X86::AL,
7850                                                X86::GR8RegisterClass, true);
7851   // FIXME: There are no CMOV8 instructions; MIN/MAX need some other way.
7852   // This group is for 64-bit host.
7853   case X86::ATOMAND64:
7854     return EmitAtomicBitwiseWithCustomInserter(MI, BB, X86::AND64rr,
7855                                                X86::AND64ri32, X86::MOV64rm,
7856                                                X86::LCMPXCHG64, X86::MOV64rr,
7857                                                X86::NOT64r, X86::RAX,
7858                                                X86::GR64RegisterClass);
7859   case X86::ATOMOR64:
7860     return EmitAtomicBitwiseWithCustomInserter(MI, BB, X86::OR64rr,
7861                                                X86::OR64ri32, X86::MOV64rm,
7862                                                X86::LCMPXCHG64, X86::MOV64rr,
7863                                                X86::NOT64r, X86::RAX,
7864                                                X86::GR64RegisterClass);
7865   case X86::ATOMXOR64:
7866     return EmitAtomicBitwiseWithCustomInserter(MI, BB, X86::XOR64rr,
7867                                                X86::XOR64ri32, X86::MOV64rm,
7868                                                X86::LCMPXCHG64, X86::MOV64rr,
7869                                                X86::NOT64r, X86::RAX,
7870                                                X86::GR64RegisterClass);
7871   case X86::ATOMNAND64:
7872     return EmitAtomicBitwiseWithCustomInserter(MI, BB, X86::AND64rr,
7873                                                X86::AND64ri32, X86::MOV64rm,
7874                                                X86::LCMPXCHG64, X86::MOV64rr,
7875                                                X86::NOT64r, X86::RAX,
7876                                                X86::GR64RegisterClass, true);
7877   case X86::ATOMMIN64:
7878     return EmitAtomicMinMaxWithCustomInserter(MI, BB, X86::CMOVL64rr);
7879   case X86::ATOMMAX64:
7880     return EmitAtomicMinMaxWithCustomInserter(MI, BB, X86::CMOVG64rr);
7881   case X86::ATOMUMIN64:
7882     return EmitAtomicMinMaxWithCustomInserter(MI, BB, X86::CMOVB64rr);
7883   case X86::ATOMUMAX64:
7884     return EmitAtomicMinMaxWithCustomInserter(MI, BB, X86::CMOVA64rr);
7885
7886   // This group does 64-bit operations on a 32-bit host.
7887   case X86::ATOMAND6432:
7888     return EmitAtomicBit6432WithCustomInserter(MI, BB,
7889                                                X86::AND32rr, X86::AND32rr,
7890                                                X86::AND32ri, X86::AND32ri,
7891                                                false);
7892   case X86::ATOMOR6432:
7893     return EmitAtomicBit6432WithCustomInserter(MI, BB,
7894                                                X86::OR32rr, X86::OR32rr,
7895                                                X86::OR32ri, X86::OR32ri,
7896                                                false);
7897   case X86::ATOMXOR6432:
7898     return EmitAtomicBit6432WithCustomInserter(MI, BB,
7899                                                X86::XOR32rr, X86::XOR32rr,
7900                                                X86::XOR32ri, X86::XOR32ri,
7901                                                false);
7902   case X86::ATOMNAND6432:
7903     return EmitAtomicBit6432WithCustomInserter(MI, BB,
7904                                                X86::AND32rr, X86::AND32rr,
7905                                                X86::AND32ri, X86::AND32ri,
7906                                                true);
7907   case X86::ATOMADD6432:
7908     return EmitAtomicBit6432WithCustomInserter(MI, BB,
7909                                                X86::ADD32rr, X86::ADC32rr,
7910                                                X86::ADD32ri, X86::ADC32ri,
7911                                                false);
7912   case X86::ATOMSUB6432:
7913     return EmitAtomicBit6432WithCustomInserter(MI, BB,
7914                                                X86::SUB32rr, X86::SBB32rr,
7915                                                X86::SUB32ri, X86::SBB32ri,
7916                                                false);
7917   case X86::ATOMSWAP6432:
7918     return EmitAtomicBit6432WithCustomInserter(MI, BB,
7919                                                X86::MOV32rr, X86::MOV32rr,
7920                                                X86::MOV32ri, X86::MOV32ri,
7921                                                false);
7922   }
7923 }
7924
7925 //===----------------------------------------------------------------------===//
7926 //                           X86 Optimization Hooks
7927 //===----------------------------------------------------------------------===//
7928
7929 void X86TargetLowering::computeMaskedBitsForTargetNode(const SDValue Op,
7930                                                        const APInt &Mask,
7931                                                        APInt &KnownZero,
7932                                                        APInt &KnownOne,
7933                                                        const SelectionDAG &DAG,
7934                                                        unsigned Depth) const {
7935   unsigned Opc = Op.getOpcode();
7936   assert((Opc >= ISD::BUILTIN_OP_END ||
7937           Opc == ISD::INTRINSIC_WO_CHAIN ||
7938           Opc == ISD::INTRINSIC_W_CHAIN ||
7939           Opc == ISD::INTRINSIC_VOID) &&
7940          "Should use MaskedValueIsZero if you don't know whether Op"
7941          " is a target node!");
7942
7943   KnownZero = KnownOne = APInt(Mask.getBitWidth(), 0);   // Don't know anything.
7944   switch (Opc) {
7945   default: break;
7946   case X86ISD::ADD:
7947   case X86ISD::SUB:
7948   case X86ISD::SMUL:
7949   case X86ISD::UMUL:
7950   case X86ISD::INC:
7951   case X86ISD::DEC:
7952     // These nodes' second result is a boolean.
7953     if (Op.getResNo() == 0)
7954       break;
7955     // Fallthrough
7956   case X86ISD::SETCC:
7957     KnownZero |= APInt::getHighBitsSet(Mask.getBitWidth(),
7958                                        Mask.getBitWidth() - 1);
7959     break;
7960   }
7961 }
7962
7963 /// isGAPlusOffset - Returns true (and the GlobalValue and the offset) if the
7964 /// node is a GlobalAddress + offset.
7965 bool X86TargetLowering::isGAPlusOffset(SDNode *N,
7966                                        GlobalValue* &GA, int64_t &Offset) const{
7967   if (N->getOpcode() == X86ISD::Wrapper) {
7968     if (isa<GlobalAddressSDNode>(N->getOperand(0))) {
7969       GA = cast<GlobalAddressSDNode>(N->getOperand(0))->getGlobal();
7970       Offset = cast<GlobalAddressSDNode>(N->getOperand(0))->getOffset();
7971       return true;
7972     }
7973   }
7974   return TargetLowering::isGAPlusOffset(N, GA, Offset);
7975 }
7976
7977 static bool isBaseAlignmentOfN(unsigned N, SDNode *Base,
7978                                const TargetLowering &TLI) {
7979   GlobalValue *GV;
7980   int64_t Offset = 0;
7981   if (TLI.isGAPlusOffset(Base, GV, Offset))
7982     return (GV->getAlignment() >= N && (Offset % N) == 0);
7983   // DAG combine handles the stack object case.
7984   return false;
7985 }
7986
7987 static bool EltsFromConsecutiveLoads(SDNode *N, SDValue PermMask,
7988                                      unsigned NumElems, MVT EVT,
7989                                      SDNode *&Base,
7990                                      SelectionDAG &DAG, MachineFrameInfo *MFI,
7991                                      const TargetLowering &TLI) {
7992   Base = NULL;
7993   for (unsigned i = 0; i < NumElems; ++i) {
7994     SDValue Idx = PermMask.getOperand(i);
7995     if (Idx.getOpcode() == ISD::UNDEF) {
7996       if (!Base)
7997         return false;
7998       continue;
7999     }
8000
8001     SDValue Elt = DAG.getShuffleScalarElt(N, i);
8002     if (!Elt.getNode() ||
8003         (Elt.getOpcode() != ISD::UNDEF && !ISD::isNON_EXTLoad(Elt.getNode())))
8004       return false;
8005     if (!Base) {
8006       Base = Elt.getNode();
8007       if (Base->getOpcode() == ISD::UNDEF)
8008         return false;
8009       continue;
8010     }
8011     if (Elt.getOpcode() == ISD::UNDEF)
8012       continue;
8013
8014     if (!TLI.isConsecutiveLoad(Elt.getNode(), Base,
8015                                EVT.getSizeInBits()/8, i, MFI))
8016       return false;
8017   }
8018   return true;
8019 }
8020
8021 /// PerformShuffleCombine - Combine a vector_shuffle that is equal to
8022 /// build_vector load1, load2, load3, load4, <0, 1, 2, 3> into a 128-bit load
8023 /// if the load addresses are consecutive, non-overlapping, and in the right
8024 /// order.
8025 static SDValue PerformShuffleCombine(SDNode *N, SelectionDAG &DAG,
8026                                        const TargetLowering &TLI) {
8027   MachineFrameInfo *MFI = DAG.getMachineFunction().getFrameInfo();
8028   DebugLoc dl = N->getDebugLoc();
8029   MVT VT = N->getValueType(0);
8030   MVT EVT = VT.getVectorElementType();
8031   SDValue PermMask = N->getOperand(2);
8032   unsigned NumElems = PermMask.getNumOperands();
8033   SDNode *Base = NULL;
8034   if (!EltsFromConsecutiveLoads(N, PermMask, NumElems, EVT, Base,
8035                                 DAG, MFI, TLI))
8036     return SDValue();
8037
8038   LoadSDNode *LD = cast<LoadSDNode>(Base);
8039   if (isBaseAlignmentOfN(16, Base->getOperand(1).getNode(), TLI))
8040     return DAG.getLoad(VT, dl, LD->getChain(), LD->getBasePtr(),
8041                        LD->getSrcValue(), LD->getSrcValueOffset(),
8042                        LD->isVolatile());
8043   return DAG.getLoad(VT, dl, LD->getChain(), LD->getBasePtr(),
8044                      LD->getSrcValue(), LD->getSrcValueOffset(),
8045                      LD->isVolatile(), LD->getAlignment());
8046 }
8047
8048 /// PerformBuildVectorCombine - build_vector 0,(load i64 / f64) -> movq / movsd.
8049 static SDValue PerformBuildVectorCombine(SDNode *N, SelectionDAG &DAG,
8050                                          TargetLowering::DAGCombinerInfo &DCI,
8051                                          const X86Subtarget *Subtarget,
8052                                          const TargetLowering &TLI) {
8053   unsigned NumOps = N->getNumOperands();
8054   DebugLoc dl = N->getDebugLoc();
8055
8056   // Ignore single operand BUILD_VECTOR.
8057   if (NumOps == 1)
8058     return SDValue();
8059
8060   MVT VT = N->getValueType(0);
8061   MVT EVT = VT.getVectorElementType();
8062   if ((EVT != MVT::i64 && EVT != MVT::f64) || Subtarget->is64Bit())
8063     // We are looking for load i64 and zero extend. We want to transform
8064     // it before legalizer has a chance to expand it. Also look for i64
8065     // BUILD_PAIR bit casted to f64.
8066     return SDValue();
8067   // This must be an insertion into a zero vector.
8068   SDValue HighElt = N->getOperand(1);
8069   if (!isZeroNode(HighElt))
8070     return SDValue();
8071
8072   // Value must be a load.
8073   SDNode *Base = N->getOperand(0).getNode();
8074   if (!isa<LoadSDNode>(Base)) {
8075     if (Base->getOpcode() != ISD::BIT_CONVERT)
8076       return SDValue();
8077     Base = Base->getOperand(0).getNode();
8078     if (!isa<LoadSDNode>(Base))
8079       return SDValue();
8080   }
8081
8082   // Transform it into VZEXT_LOAD addr.
8083   LoadSDNode *LD = cast<LoadSDNode>(Base);
8084
8085   // Load must not be an extload.
8086   if (LD->getExtensionType() != ISD::NON_EXTLOAD)
8087     return SDValue();
8088
8089   // Load type should legal type so we don't have to legalize it.
8090   if (!TLI.isTypeLegal(VT))
8091     return SDValue();
8092
8093   SDVTList Tys = DAG.getVTList(VT, MVT::Other);
8094   SDValue Ops[] = { LD->getChain(), LD->getBasePtr() };
8095   SDValue ResNode = DAG.getNode(X86ISD::VZEXT_LOAD, dl, Tys, Ops, 2);
8096   TargetLowering::TargetLoweringOpt TLO(DAG);
8097   TLO.CombineTo(SDValue(Base, 1), ResNode.getValue(1));
8098   DCI.CommitTargetLoweringOpt(TLO);
8099   return ResNode;
8100 }
8101
8102 /// PerformSELECTCombine - Do target-specific dag combines on SELECT nodes.
8103 static SDValue PerformSELECTCombine(SDNode *N, SelectionDAG &DAG,
8104                                     const X86Subtarget *Subtarget) {
8105   DebugLoc DL = N->getDebugLoc();
8106   SDValue Cond = N->getOperand(0);
8107   // Get the LHS/RHS of the select.
8108   SDValue LHS = N->getOperand(1);
8109   SDValue RHS = N->getOperand(2);
8110   
8111   // If we have SSE[12] support, try to form min/max nodes.
8112   if (Subtarget->hasSSE2() &&
8113       (LHS.getValueType() == MVT::f32 || LHS.getValueType() == MVT::f64) &&
8114       Cond.getOpcode() == ISD::SETCC) {
8115     ISD::CondCode CC = cast<CondCodeSDNode>(Cond.getOperand(2))->get();
8116
8117     unsigned Opcode = 0;
8118     if (LHS == Cond.getOperand(0) && RHS == Cond.getOperand(1)) {
8119       switch (CC) {
8120       default: break;
8121       case ISD::SETOLE: // (X <= Y) ? X : Y -> min
8122       case ISD::SETULE:
8123       case ISD::SETLE:
8124         if (!UnsafeFPMath) break;
8125         // FALL THROUGH.
8126       case ISD::SETOLT:  // (X olt/lt Y) ? X : Y -> min
8127       case ISD::SETLT:
8128         Opcode = X86ISD::FMIN;
8129         break;
8130
8131       case ISD::SETOGT: // (X > Y) ? X : Y -> max
8132       case ISD::SETUGT:
8133       case ISD::SETGT:
8134         if (!UnsafeFPMath) break;
8135         // FALL THROUGH.
8136       case ISD::SETUGE:  // (X uge/ge Y) ? X : Y -> max
8137       case ISD::SETGE:
8138         Opcode = X86ISD::FMAX;
8139         break;
8140       }
8141     } else if (LHS == Cond.getOperand(1) && RHS == Cond.getOperand(0)) {
8142       switch (CC) {
8143       default: break;
8144       case ISD::SETOGT: // (X > Y) ? Y : X -> min
8145       case ISD::SETUGT:
8146       case ISD::SETGT:
8147         if (!UnsafeFPMath) break;
8148         // FALL THROUGH.
8149       case ISD::SETUGE:  // (X uge/ge Y) ? Y : X -> min
8150       case ISD::SETGE:
8151         Opcode = X86ISD::FMIN;
8152         break;
8153
8154       case ISD::SETOLE:   // (X <= Y) ? Y : X -> max
8155       case ISD::SETULE:
8156       case ISD::SETLE:
8157         if (!UnsafeFPMath) break;
8158         // FALL THROUGH.
8159       case ISD::SETOLT:   // (X olt/lt Y) ? Y : X -> max
8160       case ISD::SETLT:
8161         Opcode = X86ISD::FMAX;
8162         break;
8163       }
8164     }
8165
8166     if (Opcode)
8167       return DAG.getNode(Opcode, DL, N->getValueType(0), LHS, RHS);
8168   }
8169   
8170   return SDValue();
8171 }
8172
8173 /// PerformShiftCombine - Transforms vector shift nodes to use vector shifts
8174 ///                       when possible.
8175 static SDValue PerformShiftCombine(SDNode* N, SelectionDAG &DAG,
8176                                    const X86Subtarget *Subtarget) {
8177   // On X86 with SSE2 support, we can transform this to a vector shift if
8178   // all elements are shifted by the same amount.  We can't do this in legalize
8179   // because the a constant vector is typically transformed to a constant pool
8180   // so we have no knowledge of the shift amount.
8181   if (!Subtarget->hasSSE2())
8182     return SDValue();
8183
8184   MVT VT = N->getValueType(0);
8185   if (VT != MVT::v2i64 && VT != MVT::v4i32 && VT != MVT::v8i16)
8186     return SDValue();
8187
8188   SDValue ShAmtOp = N->getOperand(1);
8189   MVT EltVT = VT.getVectorElementType();
8190   DebugLoc DL = N->getDebugLoc();
8191   SDValue BaseShAmt;
8192   if (ShAmtOp.getOpcode() == ISD::BUILD_VECTOR) {
8193     unsigned NumElts = VT.getVectorNumElements();
8194     unsigned i = 0;
8195     for (; i != NumElts; ++i) {
8196       SDValue Arg = ShAmtOp.getOperand(i);
8197       if (Arg.getOpcode() == ISD::UNDEF) continue;
8198       BaseShAmt = Arg;
8199       break;
8200     }
8201     for (; i != NumElts; ++i) {
8202       SDValue Arg = ShAmtOp.getOperand(i);
8203       if (Arg.getOpcode() == ISD::UNDEF) continue;
8204       if (Arg != BaseShAmt) {
8205         return SDValue();
8206       }
8207     }
8208   } else if (ShAmtOp.getOpcode() == ISD::VECTOR_SHUFFLE &&
8209              isSplatMask(ShAmtOp.getOperand(2).getNode())) {
8210       BaseShAmt = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, DL, EltVT, ShAmtOp,
8211                               DAG.getIntPtrConstant(0));
8212   } else
8213     return SDValue();
8214
8215   if (EltVT.bitsGT(MVT::i32))
8216     BaseShAmt = DAG.getNode(ISD::TRUNCATE, DL, MVT::i32, BaseShAmt);
8217   else if (EltVT.bitsLT(MVT::i32))
8218     BaseShAmt = DAG.getNode(ISD::ANY_EXTEND, DL, MVT::i32, BaseShAmt);
8219
8220   // The shift amount is identical so we can do a vector shift.
8221   SDValue  ValOp = N->getOperand(0);
8222   switch (N->getOpcode()) {
8223   default:
8224     assert(0 && "Unknown shift opcode!");
8225     break;
8226   case ISD::SHL:
8227     if (VT == MVT::v2i64)
8228       return DAG.getNode(ISD::INTRINSIC_WO_CHAIN, DL, VT,
8229                          DAG.getConstant(Intrinsic::x86_sse2_pslli_q, MVT::i32),
8230                          ValOp, BaseShAmt);
8231     if (VT == MVT::v4i32)
8232       return DAG.getNode(ISD::INTRINSIC_WO_CHAIN, DL, VT,
8233                          DAG.getConstant(Intrinsic::x86_sse2_pslli_d, MVT::i32),
8234                          ValOp, BaseShAmt);
8235     if (VT == MVT::v8i16)
8236       return DAG.getNode(ISD::INTRINSIC_WO_CHAIN, DL, VT,
8237                          DAG.getConstant(Intrinsic::x86_sse2_pslli_w, MVT::i32),
8238                          ValOp, BaseShAmt);
8239     break;
8240   case ISD::SRA:
8241     if (VT == MVT::v4i32)
8242       return DAG.getNode(ISD::INTRINSIC_WO_CHAIN, DL, VT,
8243                          DAG.getConstant(Intrinsic::x86_sse2_psrai_d, MVT::i32),
8244                          ValOp, BaseShAmt);
8245     if (VT == MVT::v8i16)
8246       return DAG.getNode(ISD::INTRINSIC_WO_CHAIN, DL, VT,
8247                          DAG.getConstant(Intrinsic::x86_sse2_psrai_w, MVT::i32),
8248                          ValOp, BaseShAmt);
8249     break;
8250   case ISD::SRL:
8251     if (VT == MVT::v2i64)
8252       return DAG.getNode(ISD::INTRINSIC_WO_CHAIN, DL, VT,
8253                          DAG.getConstant(Intrinsic::x86_sse2_psrli_q, MVT::i32),
8254                          ValOp, BaseShAmt);
8255     if (VT == MVT::v4i32)
8256       return DAG.getNode(ISD::INTRINSIC_WO_CHAIN, DL, VT,
8257                          DAG.getConstant(Intrinsic::x86_sse2_psrli_d, MVT::i32),
8258                          ValOp, BaseShAmt);
8259     if (VT ==  MVT::v8i16)
8260       return DAG.getNode(ISD::INTRINSIC_WO_CHAIN, DL, VT,
8261                          DAG.getConstant(Intrinsic::x86_sse2_psrli_w, MVT::i32),
8262                          ValOp, BaseShAmt);
8263     break;
8264   }
8265   return SDValue();
8266 }
8267
8268 /// PerformSTORECombine - Do target-specific dag combines on STORE nodes.
8269 static SDValue PerformSTORECombine(SDNode *N, SelectionDAG &DAG,
8270                                      const X86Subtarget *Subtarget) {
8271   // Turn load->store of MMX types into GPR load/stores.  This avoids clobbering
8272   // the FP state in cases where an emms may be missing.
8273   // A preferable solution to the general problem is to figure out the right
8274   // places to insert EMMS.  This qualifies as a quick hack.
8275   StoreSDNode *St = cast<StoreSDNode>(N);
8276   if (St->getValue().getValueType().isVector() &&
8277       St->getValue().getValueType().getSizeInBits() == 64 &&
8278       isa<LoadSDNode>(St->getValue()) &&
8279       !cast<LoadSDNode>(St->getValue())->isVolatile() &&
8280       St->getChain().hasOneUse() && !St->isVolatile()) {
8281     SDNode* LdVal = St->getValue().getNode();
8282     LoadSDNode *Ld = 0;
8283     int TokenFactorIndex = -1;
8284     SmallVector<SDValue, 8> Ops;
8285     SDNode* ChainVal = St->getChain().getNode();
8286     // Must be a store of a load.  We currently handle two cases:  the load
8287     // is a direct child, and it's under an intervening TokenFactor.  It is
8288     // possible to dig deeper under nested TokenFactors.
8289     if (ChainVal == LdVal)
8290       Ld = cast<LoadSDNode>(St->getChain());
8291     else if (St->getValue().hasOneUse() &&
8292              ChainVal->getOpcode() == ISD::TokenFactor) {
8293       for (unsigned i=0, e = ChainVal->getNumOperands(); i != e; ++i) {
8294         if (ChainVal->getOperand(i).getNode() == LdVal) {
8295           TokenFactorIndex = i;
8296           Ld = cast<LoadSDNode>(St->getValue());
8297         } else
8298           Ops.push_back(ChainVal->getOperand(i));
8299       }
8300     }
8301     if (Ld) {
8302       DebugLoc DL = N->getDebugLoc();
8303       // If we are a 64-bit capable x86, lower to a single movq load/store pair.
8304       if (Subtarget->is64Bit()) {
8305         SDValue NewLd = DAG.getLoad(MVT::i64, DL, Ld->getChain(),
8306                                       Ld->getBasePtr(), Ld->getSrcValue(),
8307                                       Ld->getSrcValueOffset(), Ld->isVolatile(),
8308                                       Ld->getAlignment());
8309         SDValue NewChain = NewLd.getValue(1);
8310         if (TokenFactorIndex != -1) {
8311           Ops.push_back(NewChain);
8312           NewChain = DAG.getNode(ISD::TokenFactor, DL, MVT::Other, &Ops[0],
8313                                  Ops.size());
8314         }
8315         return DAG.getStore(NewChain, DL, NewLd, St->getBasePtr(),
8316                             St->getSrcValue(), St->getSrcValueOffset(),
8317                             St->isVolatile(), St->getAlignment());
8318       }
8319
8320       // Otherwise, lower to two 32-bit copies.
8321       SDValue LoAddr = Ld->getBasePtr();
8322       SDValue HiAddr = DAG.getNode(ISD::ADD, DL, MVT::i32, LoAddr,
8323                                      DAG.getConstant(4, MVT::i32));
8324
8325       SDValue LoLd = DAG.getLoad(MVT::i32, DL, Ld->getChain(), LoAddr,
8326                                    Ld->getSrcValue(), Ld->getSrcValueOffset(),
8327                                    Ld->isVolatile(), Ld->getAlignment());
8328       SDValue HiLd = DAG.getLoad(MVT::i32, DL, Ld->getChain(), HiAddr,
8329                                    Ld->getSrcValue(), Ld->getSrcValueOffset()+4,
8330                                    Ld->isVolatile(),
8331                                    MinAlign(Ld->getAlignment(), 4));
8332
8333       SDValue NewChain = LoLd.getValue(1);
8334       if (TokenFactorIndex != -1) {
8335         Ops.push_back(LoLd);
8336         Ops.push_back(HiLd);
8337         NewChain = DAG.getNode(ISD::TokenFactor, DL, MVT::Other, &Ops[0],
8338                                Ops.size());
8339       }
8340
8341       LoAddr = St->getBasePtr();
8342       HiAddr = DAG.getNode(ISD::ADD, DL, MVT::i32, LoAddr,
8343                            DAG.getConstant(4, MVT::i32));
8344
8345       SDValue LoSt = DAG.getStore(NewChain, DL, LoLd, LoAddr,
8346                           St->getSrcValue(), St->getSrcValueOffset(),
8347                           St->isVolatile(), St->getAlignment());
8348       SDValue HiSt = DAG.getStore(NewChain, DL, HiLd, HiAddr,
8349                                     St->getSrcValue(),
8350                                     St->getSrcValueOffset() + 4,
8351                                     St->isVolatile(),
8352                                     MinAlign(St->getAlignment(), 4));
8353       return DAG.getNode(ISD::TokenFactor, DL, MVT::Other, LoSt, HiSt);
8354     }
8355   }
8356   return SDValue();
8357 }
8358
8359 /// PerformFORCombine - Do target-specific dag combines on X86ISD::FOR and
8360 /// X86ISD::FXOR nodes.
8361 static SDValue PerformFORCombine(SDNode *N, SelectionDAG &DAG) {
8362   assert(N->getOpcode() == X86ISD::FOR || N->getOpcode() == X86ISD::FXOR);
8363   // F[X]OR(0.0, x) -> x
8364   // F[X]OR(x, 0.0) -> x
8365   if (ConstantFPSDNode *C = dyn_cast<ConstantFPSDNode>(N->getOperand(0)))
8366     if (C->getValueAPF().isPosZero())
8367       return N->getOperand(1);
8368   if (ConstantFPSDNode *C = dyn_cast<ConstantFPSDNode>(N->getOperand(1)))
8369     if (C->getValueAPF().isPosZero())
8370       return N->getOperand(0);
8371   return SDValue();
8372 }
8373
8374 /// PerformFANDCombine - Do target-specific dag combines on X86ISD::FAND nodes.
8375 static SDValue PerformFANDCombine(SDNode *N, SelectionDAG &DAG) {
8376   // FAND(0.0, x) -> 0.0
8377   // FAND(x, 0.0) -> 0.0
8378   if (ConstantFPSDNode *C = dyn_cast<ConstantFPSDNode>(N->getOperand(0)))
8379     if (C->getValueAPF().isPosZero())
8380       return N->getOperand(0);
8381   if (ConstantFPSDNode *C = dyn_cast<ConstantFPSDNode>(N->getOperand(1)))
8382     if (C->getValueAPF().isPosZero())
8383       return N->getOperand(1);
8384   return SDValue();
8385 }
8386
8387 static SDValue PerformBTCombine(SDNode *N,
8388                                 SelectionDAG &DAG,
8389                                 TargetLowering::DAGCombinerInfo &DCI) {
8390   // BT ignores high bits in the bit index operand.
8391   SDValue Op1 = N->getOperand(1);
8392   if (Op1.hasOneUse()) {
8393     unsigned BitWidth = Op1.getValueSizeInBits();
8394     APInt DemandedMask = APInt::getLowBitsSet(BitWidth, Log2_32(BitWidth));
8395     APInt KnownZero, KnownOne;
8396     TargetLowering::TargetLoweringOpt TLO(DAG);
8397     TargetLowering &TLI = DAG.getTargetLoweringInfo();
8398     if (TLO.ShrinkDemandedConstant(Op1, DemandedMask) ||
8399         TLI.SimplifyDemandedBits(Op1, DemandedMask, KnownZero, KnownOne, TLO))
8400       DCI.CommitTargetLoweringOpt(TLO);
8401   }
8402   return SDValue();
8403 }
8404
8405 SDValue X86TargetLowering::PerformDAGCombine(SDNode *N,
8406                                              DAGCombinerInfo &DCI) const {
8407   SelectionDAG &DAG = DCI.DAG;
8408   switch (N->getOpcode()) {
8409   default: break;
8410   case ISD::VECTOR_SHUFFLE: return PerformShuffleCombine(N, DAG, *this);
8411   case ISD::BUILD_VECTOR:
8412     return PerformBuildVectorCombine(N, DAG, DCI, Subtarget, *this);
8413   case ISD::SELECT:         return PerformSELECTCombine(N, DAG, Subtarget);
8414   case ISD::SHL:
8415   case ISD::SRA:
8416   case ISD::SRL:            return PerformShiftCombine(N, DAG, Subtarget);
8417   case ISD::STORE:          return PerformSTORECombine(N, DAG, Subtarget);
8418   case X86ISD::FXOR:
8419   case X86ISD::FOR:         return PerformFORCombine(N, DAG);
8420   case X86ISD::FAND:        return PerformFANDCombine(N, DAG);
8421   case X86ISD::BT:          return PerformBTCombine(N, DAG, DCI);
8422   }
8423
8424   return SDValue();
8425 }
8426
8427 //===----------------------------------------------------------------------===//
8428 //                           X86 Inline Assembly Support
8429 //===----------------------------------------------------------------------===//
8430
8431 /// getConstraintType - Given a constraint letter, return the type of
8432 /// constraint it is for this target.
8433 X86TargetLowering::ConstraintType
8434 X86TargetLowering::getConstraintType(const std::string &Constraint) const {
8435   if (Constraint.size() == 1) {
8436     switch (Constraint[0]) {
8437     case 'A':
8438       return C_Register;
8439     case 'f':
8440     case 'r':
8441     case 'R':
8442     case 'l':
8443     case 'q':
8444     case 'Q':
8445     case 'x':
8446     case 'y':
8447     case 'Y':
8448       return C_RegisterClass;
8449     case 'e':
8450     case 'Z':
8451       return C_Other;
8452     default:
8453       break;
8454     }
8455   }
8456   return TargetLowering::getConstraintType(Constraint);
8457 }
8458
8459 /// LowerXConstraint - try to replace an X constraint, which matches anything,
8460 /// with another that has more specific requirements based on the type of the
8461 /// corresponding operand.
8462 const char *X86TargetLowering::
8463 LowerXConstraint(MVT ConstraintVT) const {
8464   // FP X constraints get lowered to SSE1/2 registers if available, otherwise
8465   // 'f' like normal targets.
8466   if (ConstraintVT.isFloatingPoint()) {
8467     if (Subtarget->hasSSE2())
8468       return "Y";
8469     if (Subtarget->hasSSE1())
8470       return "x";
8471   }
8472
8473   return TargetLowering::LowerXConstraint(ConstraintVT);
8474 }
8475
8476 /// LowerAsmOperandForConstraint - Lower the specified operand into the Ops
8477 /// vector.  If it is invalid, don't add anything to Ops.
8478 void X86TargetLowering::LowerAsmOperandForConstraint(SDValue Op,
8479                                                      char Constraint,
8480                                                      bool hasMemory,
8481                                                      std::vector<SDValue>&Ops,
8482                                                      SelectionDAG &DAG) const {
8483   SDValue Result(0, 0);
8484
8485   switch (Constraint) {
8486   default: break;
8487   case 'I':
8488     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op)) {
8489       if (C->getZExtValue() <= 31) {
8490         Result = DAG.getTargetConstant(C->getZExtValue(), Op.getValueType());
8491         break;
8492       }
8493     }
8494     return;
8495   case 'J':
8496     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op)) {
8497       if (C->getZExtValue() <= 63) {
8498         Result = DAG.getTargetConstant(C->getZExtValue(), Op.getValueType());
8499         break;
8500       }
8501     }
8502     return;
8503   case 'N':
8504     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op)) {
8505       if (C->getZExtValue() <= 255) {
8506         Result = DAG.getTargetConstant(C->getZExtValue(), Op.getValueType());
8507         break;
8508       }
8509     }
8510     return;
8511   case 'e': {
8512     // 32-bit signed value
8513     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op)) {
8514       const ConstantInt *CI = C->getConstantIntValue();
8515       if (CI->isValueValidForType(Type::Int32Ty, C->getSExtValue())) {
8516         // Widen to 64 bits here to get it sign extended.
8517         Result = DAG.getTargetConstant(C->getSExtValue(), MVT::i64);
8518         break;
8519       }
8520     // FIXME gcc accepts some relocatable values here too, but only in certain
8521     // memory models; it's complicated.
8522     }
8523     return;
8524   }
8525   case 'Z': {
8526     // 32-bit unsigned value
8527     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op)) {
8528       const ConstantInt *CI = C->getConstantIntValue();
8529       if (CI->isValueValidForType(Type::Int32Ty, C->getZExtValue())) {
8530         Result = DAG.getTargetConstant(C->getZExtValue(), Op.getValueType());
8531         break;
8532       }
8533     }
8534     // FIXME gcc accepts some relocatable values here too, but only in certain
8535     // memory models; it's complicated.
8536     return;
8537   }
8538   case 'i': {
8539     // Literal immediates are always ok.
8540     if (ConstantSDNode *CST = dyn_cast<ConstantSDNode>(Op)) {
8541       // Widen to 64 bits here to get it sign extended.
8542       Result = DAG.getTargetConstant(CST->getSExtValue(), MVT::i64);
8543       break;
8544     }
8545
8546     // If we are in non-pic codegen mode, we allow the address of a global (with
8547     // an optional displacement) to be used with 'i'.
8548     GlobalAddressSDNode *GA = dyn_cast<GlobalAddressSDNode>(Op);
8549     int64_t Offset = 0;
8550
8551     // Match either (GA) or (GA+C)
8552     if (GA) {
8553       Offset = GA->getOffset();
8554     } else if (Op.getOpcode() == ISD::ADD) {
8555       ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op.getOperand(1));
8556       GA = dyn_cast<GlobalAddressSDNode>(Op.getOperand(0));
8557       if (C && GA) {
8558         Offset = GA->getOffset()+C->getZExtValue();
8559       } else {
8560         C = dyn_cast<ConstantSDNode>(Op.getOperand(1));
8561         GA = dyn_cast<GlobalAddressSDNode>(Op.getOperand(0));
8562         if (C && GA)
8563           Offset = GA->getOffset()+C->getZExtValue();
8564         else
8565           C = 0, GA = 0;
8566       }
8567     }
8568
8569     if (GA) {
8570       if (hasMemory)
8571         Op = LowerGlobalAddress(GA->getGlobal(), Op.getDebugLoc(),
8572                                 Offset, DAG);
8573       else
8574         Op = DAG.getTargetGlobalAddress(GA->getGlobal(), GA->getValueType(0),
8575                                         Offset);
8576       Result = Op;
8577       break;
8578     }
8579
8580     // Otherwise, not valid for this mode.
8581     return;
8582   }
8583   }
8584
8585   if (Result.getNode()) {
8586     Ops.push_back(Result);
8587     return;
8588   }
8589   return TargetLowering::LowerAsmOperandForConstraint(Op, Constraint, hasMemory,
8590                                                       Ops, DAG);
8591 }
8592
8593 std::vector<unsigned> X86TargetLowering::
8594 getRegClassForInlineAsmConstraint(const std::string &Constraint,
8595                                   MVT VT) const {
8596   if (Constraint.size() == 1) {
8597     // FIXME: not handling fp-stack yet!
8598     switch (Constraint[0]) {      // GCC X86 Constraint Letters
8599     default: break;  // Unknown constraint letter
8600     case 'q':   // Q_REGS (GENERAL_REGS in 64-bit mode)
8601     case 'Q':   // Q_REGS
8602       if (VT == MVT::i32)
8603         return make_vector<unsigned>(X86::EAX, X86::EDX, X86::ECX, X86::EBX, 0);
8604       else if (VT == MVT::i16)
8605         return make_vector<unsigned>(X86::AX, X86::DX, X86::CX, X86::BX, 0);
8606       else if (VT == MVT::i8)
8607         return make_vector<unsigned>(X86::AL, X86::DL, X86::CL, X86::BL, 0);
8608       else if (VT == MVT::i64)
8609         return make_vector<unsigned>(X86::RAX, X86::RDX, X86::RCX, X86::RBX, 0);
8610       break;
8611     }
8612   }
8613
8614   return std::vector<unsigned>();
8615 }
8616
8617 std::pair<unsigned, const TargetRegisterClass*>
8618 X86TargetLowering::getRegForInlineAsmConstraint(const std::string &Constraint,
8619                                                 MVT VT) const {
8620   // First, see if this is a constraint that directly corresponds to an LLVM
8621   // register class.
8622   if (Constraint.size() == 1) {
8623     // GCC Constraint Letters
8624     switch (Constraint[0]) {
8625     default: break;
8626     case 'r':   // GENERAL_REGS
8627     case 'R':   // LEGACY_REGS
8628     case 'l':   // INDEX_REGS
8629       if (VT == MVT::i8)
8630         return std::make_pair(0U, X86::GR8RegisterClass);
8631       if (VT == MVT::i16)
8632         return std::make_pair(0U, X86::GR16RegisterClass);
8633       if (VT == MVT::i32 || !Subtarget->is64Bit())
8634         return std::make_pair(0U, X86::GR32RegisterClass);
8635       return std::make_pair(0U, X86::GR64RegisterClass);
8636     case 'f':  // FP Stack registers.
8637       // If SSE is enabled for this VT, use f80 to ensure the isel moves the
8638       // value to the correct fpstack register class.
8639       if (VT == MVT::f32 && !isScalarFPTypeInSSEReg(VT))
8640         return std::make_pair(0U, X86::RFP32RegisterClass);
8641       if (VT == MVT::f64 && !isScalarFPTypeInSSEReg(VT))
8642         return std::make_pair(0U, X86::RFP64RegisterClass);
8643       return std::make_pair(0U, X86::RFP80RegisterClass);
8644     case 'y':   // MMX_REGS if MMX allowed.
8645       if (!Subtarget->hasMMX()) break;
8646       return std::make_pair(0U, X86::VR64RegisterClass);
8647     case 'Y':   // SSE_REGS if SSE2 allowed
8648       if (!Subtarget->hasSSE2()) break;
8649       // FALL THROUGH.
8650     case 'x':   // SSE_REGS if SSE1 allowed
8651       if (!Subtarget->hasSSE1()) break;
8652
8653       switch (VT.getSimpleVT()) {
8654       default: break;
8655       // Scalar SSE types.
8656       case MVT::f32:
8657       case MVT::i32:
8658         return std::make_pair(0U, X86::FR32RegisterClass);
8659       case MVT::f64:
8660       case MVT::i64:
8661         return std::make_pair(0U, X86::FR64RegisterClass);
8662       // Vector types.
8663       case MVT::v16i8:
8664       case MVT::v8i16:
8665       case MVT::v4i32:
8666       case MVT::v2i64:
8667       case MVT::v4f32:
8668       case MVT::v2f64:
8669         return std::make_pair(0U, X86::VR128RegisterClass);
8670       }
8671       break;
8672     }
8673   }
8674
8675   // Use the default implementation in TargetLowering to convert the register
8676   // constraint into a member of a register class.
8677   std::pair<unsigned, const TargetRegisterClass*> Res;
8678   Res = TargetLowering::getRegForInlineAsmConstraint(Constraint, VT);
8679
8680   // Not found as a standard register?
8681   if (Res.second == 0) {
8682     // GCC calls "st(0)" just plain "st".
8683     if (StringsEqualNoCase("{st}", Constraint)) {
8684       Res.first = X86::ST0;
8685       Res.second = X86::RFP80RegisterClass;
8686     }
8687     // 'A' means EAX + EDX.
8688     if (Constraint == "A") {
8689       Res.first = X86::EAX;
8690       Res.second = X86::GRADRegisterClass;
8691     }
8692     return Res;
8693   }
8694
8695   // Otherwise, check to see if this is a register class of the wrong value
8696   // type.  For example, we want to map "{ax},i32" -> {eax}, we don't want it to
8697   // turn into {ax},{dx}.
8698   if (Res.second->hasType(VT))
8699     return Res;   // Correct type already, nothing to do.
8700
8701   // All of the single-register GCC register classes map their values onto
8702   // 16-bit register pieces "ax","dx","cx","bx","si","di","bp","sp".  If we
8703   // really want an 8-bit or 32-bit register, map to the appropriate register
8704   // class and return the appropriate register.
8705   if (Res.second == X86::GR16RegisterClass) {
8706     if (VT == MVT::i8) {
8707       unsigned DestReg = 0;
8708       switch (Res.first) {
8709       default: break;
8710       case X86::AX: DestReg = X86::AL; break;
8711       case X86::DX: DestReg = X86::DL; break;
8712       case X86::CX: DestReg = X86::CL; break;
8713       case X86::BX: DestReg = X86::BL; break;
8714       }
8715       if (DestReg) {
8716         Res.first = DestReg;
8717         Res.second = Res.second = X86::GR8RegisterClass;
8718       }
8719     } else if (VT == MVT::i32) {
8720       unsigned DestReg = 0;
8721       switch (Res.first) {
8722       default: break;
8723       case X86::AX: DestReg = X86::EAX; break;
8724       case X86::DX: DestReg = X86::EDX; break;
8725       case X86::CX: DestReg = X86::ECX; break;
8726       case X86::BX: DestReg = X86::EBX; break;
8727       case X86::SI: DestReg = X86::ESI; break;
8728       case X86::DI: DestReg = X86::EDI; break;
8729       case X86::BP: DestReg = X86::EBP; break;
8730       case X86::SP: DestReg = X86::ESP; break;
8731       }
8732       if (DestReg) {
8733         Res.first = DestReg;
8734         Res.second = Res.second = X86::GR32RegisterClass;
8735       }
8736     } else if (VT == MVT::i64) {
8737       unsigned DestReg = 0;
8738       switch (Res.first) {
8739       default: break;
8740       case X86::AX: DestReg = X86::RAX; break;
8741       case X86::DX: DestReg = X86::RDX; break;
8742       case X86::CX: DestReg = X86::RCX; break;
8743       case X86::BX: DestReg = X86::RBX; break;
8744       case X86::SI: DestReg = X86::RSI; break;
8745       case X86::DI: DestReg = X86::RDI; break;
8746       case X86::BP: DestReg = X86::RBP; break;
8747       case X86::SP: DestReg = X86::RSP; break;
8748       }
8749       if (DestReg) {
8750         Res.first = DestReg;
8751         Res.second = Res.second = X86::GR64RegisterClass;
8752       }
8753     }
8754   } else if (Res.second == X86::FR32RegisterClass ||
8755              Res.second == X86::FR64RegisterClass ||
8756              Res.second == X86::VR128RegisterClass) {
8757     // Handle references to XMM physical registers that got mapped into the
8758     // wrong class.  This can happen with constraints like {xmm0} where the
8759     // target independent register mapper will just pick the first match it can
8760     // find, ignoring the required type.
8761     if (VT == MVT::f32)
8762       Res.second = X86::FR32RegisterClass;
8763     else if (VT == MVT::f64)
8764       Res.second = X86::FR64RegisterClass;
8765     else if (X86::VR128RegisterClass->hasType(VT))
8766       Res.second = X86::VR128RegisterClass;
8767   }
8768
8769   return Res;
8770 }
8771
8772 //===----------------------------------------------------------------------===//
8773 //                           X86 Widen vector type
8774 //===----------------------------------------------------------------------===//
8775
8776 /// getWidenVectorType: given a vector type, returns the type to widen
8777 /// to (e.g., v7i8 to v8i8). If the vector type is legal, it returns itself.
8778 /// If there is no vector type that we want to widen to, returns MVT::Other
8779 /// When and where to widen is target dependent based on the cost of
8780 /// scalarizing vs using the wider vector type.
8781
8782 MVT X86TargetLowering::getWidenVectorType(MVT VT) const {
8783   assert(VT.isVector());
8784   if (isTypeLegal(VT))
8785     return VT;
8786
8787   // TODO: In computeRegisterProperty, we can compute the list of legal vector
8788   //       type based on element type.  This would speed up our search (though
8789   //       it may not be worth it since the size of the list is relatively
8790   //       small).
8791   MVT EltVT = VT.getVectorElementType();
8792   unsigned NElts = VT.getVectorNumElements();
8793
8794   // On X86, it make sense to widen any vector wider than 1
8795   if (NElts <= 1)
8796     return MVT::Other;
8797
8798   for (unsigned nVT = MVT::FIRST_VECTOR_VALUETYPE;
8799        nVT <= MVT::LAST_VECTOR_VALUETYPE; ++nVT) {
8800     MVT SVT = (MVT::SimpleValueType)nVT;
8801
8802     if (isTypeLegal(SVT) &&
8803         SVT.getVectorElementType() == EltVT &&
8804         SVT.getVectorNumElements() > NElts)
8805       return SVT;
8806   }
8807   return MVT::Other;
8808 }