Fix shuffle lowering code to stop creating temporary DAG nodes to do shuffle mask...
[oota-llvm.git] / lib / Target / X86 / X86ISelLowering.cpp
1 //===-- X86ISelLowering.cpp - X86 DAG Lowering Implementation -------------===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 // This file defines the interfaces that X86 uses to lower LLVM code into a
11 // selection DAG.
12 //
13 //===----------------------------------------------------------------------===//
14
15 #define DEBUG_TYPE "x86-isel"
16 #include "X86.h"
17 #include "X86InstrBuilder.h"
18 #include "X86ISelLowering.h"
19 #include "X86TargetMachine.h"
20 #include "X86TargetObjectFile.h"
21 #include "Utils/X86ShuffleDecode.h"
22 #include "llvm/CallingConv.h"
23 #include "llvm/Constants.h"
24 #include "llvm/DerivedTypes.h"
25 #include "llvm/GlobalAlias.h"
26 #include "llvm/GlobalVariable.h"
27 #include "llvm/Function.h"
28 #include "llvm/Instructions.h"
29 #include "llvm/Intrinsics.h"
30 #include "llvm/LLVMContext.h"
31 #include "llvm/CodeGen/IntrinsicLowering.h"
32 #include "llvm/CodeGen/MachineFrameInfo.h"
33 #include "llvm/CodeGen/MachineFunction.h"
34 #include "llvm/CodeGen/MachineInstrBuilder.h"
35 #include "llvm/CodeGen/MachineJumpTableInfo.h"
36 #include "llvm/CodeGen/MachineModuleInfo.h"
37 #include "llvm/CodeGen/MachineRegisterInfo.h"
38 #include "llvm/MC/MCAsmInfo.h"
39 #include "llvm/MC/MCContext.h"
40 #include "llvm/MC/MCExpr.h"
41 #include "llvm/MC/MCSymbol.h"
42 #include "llvm/ADT/SmallSet.h"
43 #include "llvm/ADT/Statistic.h"
44 #include "llvm/ADT/StringExtras.h"
45 #include "llvm/ADT/VariadicFunction.h"
46 #include "llvm/Support/CallSite.h"
47 #include "llvm/Support/CommandLine.h"
48 #include "llvm/Support/Debug.h"
49 #include "llvm/Support/Dwarf.h"
50 #include "llvm/Support/ErrorHandling.h"
51 #include "llvm/Support/MathExtras.h"
52 #include "llvm/Support/raw_ostream.h"
53 #include "llvm/Target/TargetOptions.h"
54 #include <bitset>
55 using namespace llvm;
56 using namespace dwarf;
57
58 STATISTIC(NumTailCalls, "Number of tail calls");
59
60 static cl::opt<bool> UseRegMask("x86-use-regmask",
61                                 cl::desc("Use register masks for x86 calls"));
62
63 // Forward declarations.
64 static SDValue getMOVL(SelectionDAG &DAG, DebugLoc dl, EVT VT, SDValue V1,
65                        SDValue V2);
66
67 /// Generate a DAG to grab 128-bits from a vector > 128 bits.  This
68 /// sets things up to match to an AVX VEXTRACTF128 instruction or a
69 /// simple subregister reference.  Idx is an index in the 128 bits we
70 /// want.  It need not be aligned to a 128-bit bounday.  That makes
71 /// lowering EXTRACT_VECTOR_ELT operations easier.
72 static SDValue Extract128BitVector(SDValue Vec,
73                                    SDValue Idx,
74                                    SelectionDAG &DAG,
75                                    DebugLoc dl) {
76   EVT VT = Vec.getValueType();
77   assert(VT.getSizeInBits() == 256 && "Unexpected vector size!");
78   EVT ElVT = VT.getVectorElementType();
79   int Factor = VT.getSizeInBits()/128;
80   EVT ResultVT = EVT::getVectorVT(*DAG.getContext(), ElVT,
81                                   VT.getVectorNumElements()/Factor);
82
83   // Extract from UNDEF is UNDEF.
84   if (Vec.getOpcode() == ISD::UNDEF)
85     return DAG.getNode(ISD::UNDEF, dl, ResultVT);
86
87   if (isa<ConstantSDNode>(Idx)) {
88     unsigned IdxVal = cast<ConstantSDNode>(Idx)->getZExtValue();
89
90     // Extract the relevant 128 bits.  Generate an EXTRACT_SUBVECTOR
91     // we can match to VEXTRACTF128.
92     unsigned ElemsPerChunk = 128 / ElVT.getSizeInBits();
93
94     // This is the index of the first element of the 128-bit chunk
95     // we want.
96     unsigned NormalizedIdxVal = (((IdxVal * ElVT.getSizeInBits()) / 128)
97                                  * ElemsPerChunk);
98
99     SDValue VecIdx = DAG.getConstant(NormalizedIdxVal, MVT::i32);
100     SDValue Result = DAG.getNode(ISD::EXTRACT_SUBVECTOR, dl, ResultVT, Vec,
101                                  VecIdx);
102
103     return Result;
104   }
105
106   return SDValue();
107 }
108
109 /// Generate a DAG to put 128-bits into a vector > 128 bits.  This
110 /// sets things up to match to an AVX VINSERTF128 instruction or a
111 /// simple superregister reference.  Idx is an index in the 128 bits
112 /// we want.  It need not be aligned to a 128-bit bounday.  That makes
113 /// lowering INSERT_VECTOR_ELT operations easier.
114 static SDValue Insert128BitVector(SDValue Result,
115                                   SDValue Vec,
116                                   SDValue Idx,
117                                   SelectionDAG &DAG,
118                                   DebugLoc dl) {
119   if (isa<ConstantSDNode>(Idx)) {
120     EVT VT = Vec.getValueType();
121     assert(VT.getSizeInBits() == 128 && "Unexpected vector size!");
122
123     EVT ElVT = VT.getVectorElementType();
124     unsigned IdxVal = cast<ConstantSDNode>(Idx)->getZExtValue();
125     EVT ResultVT = Result.getValueType();
126
127     // Insert the relevant 128 bits.
128     unsigned ElemsPerChunk = 128/ElVT.getSizeInBits();
129
130     // This is the index of the first element of the 128-bit chunk
131     // we want.
132     unsigned NormalizedIdxVal = (((IdxVal * ElVT.getSizeInBits())/128)
133                                  * ElemsPerChunk);
134
135     SDValue VecIdx = DAG.getConstant(NormalizedIdxVal, MVT::i32);
136     Result = DAG.getNode(ISD::INSERT_SUBVECTOR, dl, ResultVT, Result, Vec,
137                          VecIdx);
138     return Result;
139   }
140
141   return SDValue();
142 }
143
144 static TargetLoweringObjectFile *createTLOF(X86TargetMachine &TM) {
145   const X86Subtarget *Subtarget = &TM.getSubtarget<X86Subtarget>();
146   bool is64Bit = Subtarget->is64Bit();
147
148   if (Subtarget->isTargetEnvMacho()) {
149     if (is64Bit)
150       return new X8664_MachoTargetObjectFile();
151     return new TargetLoweringObjectFileMachO();
152   }
153
154   if (Subtarget->isTargetELF())
155     return new TargetLoweringObjectFileELF();
156   if (Subtarget->isTargetCOFF() && !Subtarget->isTargetEnvMacho())
157     return new TargetLoweringObjectFileCOFF();
158   llvm_unreachable("unknown subtarget type");
159 }
160
161 X86TargetLowering::X86TargetLowering(X86TargetMachine &TM)
162   : TargetLowering(TM, createTLOF(TM)) {
163   Subtarget = &TM.getSubtarget<X86Subtarget>();
164   X86ScalarSSEf64 = Subtarget->hasSSE2();
165   X86ScalarSSEf32 = Subtarget->hasSSE1();
166   X86StackPtr = Subtarget->is64Bit() ? X86::RSP : X86::ESP;
167
168   RegInfo = TM.getRegisterInfo();
169   TD = getTargetData();
170
171   // Set up the TargetLowering object.
172   static MVT IntVTs[] = { MVT::i8, MVT::i16, MVT::i32, MVT::i64 };
173
174   // X86 is weird, it always uses i8 for shift amounts and setcc results.
175   setBooleanContents(ZeroOrOneBooleanContent);
176   // X86-SSE is even stranger. It uses -1 or 0 for vector masks.
177   setBooleanVectorContents(ZeroOrNegativeOneBooleanContent);
178
179   // For 64-bit since we have so many registers use the ILP scheduler, for
180   // 32-bit code use the register pressure specific scheduling.
181   // For 32 bit Atom, use Hybrid (register pressure + latency) scheduling.
182   if (Subtarget->is64Bit())
183     setSchedulingPreference(Sched::ILP);
184   else if (Subtarget->isAtom()) 
185     setSchedulingPreference(Sched::Hybrid);
186   else
187     setSchedulingPreference(Sched::RegPressure);
188   setStackPointerRegisterToSaveRestore(X86StackPtr);
189
190   if (Subtarget->isTargetWindows() && !Subtarget->isTargetCygMing()) {
191     // Setup Windows compiler runtime calls.
192     setLibcallName(RTLIB::SDIV_I64, "_alldiv");
193     setLibcallName(RTLIB::UDIV_I64, "_aulldiv");
194     setLibcallName(RTLIB::SREM_I64, "_allrem");
195     setLibcallName(RTLIB::UREM_I64, "_aullrem");
196     setLibcallName(RTLIB::MUL_I64, "_allmul");
197     setLibcallName(RTLIB::FPTOUINT_F64_I64, "_ftol2");
198     setLibcallName(RTLIB::FPTOUINT_F32_I64, "_ftol2");
199     setLibcallCallingConv(RTLIB::SDIV_I64, CallingConv::X86_StdCall);
200     setLibcallCallingConv(RTLIB::UDIV_I64, CallingConv::X86_StdCall);
201     setLibcallCallingConv(RTLIB::SREM_I64, CallingConv::X86_StdCall);
202     setLibcallCallingConv(RTLIB::UREM_I64, CallingConv::X86_StdCall);
203     setLibcallCallingConv(RTLIB::MUL_I64, CallingConv::X86_StdCall);
204     setLibcallCallingConv(RTLIB::FPTOUINT_F64_I64, CallingConv::C);
205     setLibcallCallingConv(RTLIB::FPTOUINT_F32_I64, CallingConv::C);
206   }
207
208   if (Subtarget->isTargetDarwin()) {
209     // Darwin should use _setjmp/_longjmp instead of setjmp/longjmp.
210     setUseUnderscoreSetJmp(false);
211     setUseUnderscoreLongJmp(false);
212   } else if (Subtarget->isTargetMingw()) {
213     // MS runtime is weird: it exports _setjmp, but longjmp!
214     setUseUnderscoreSetJmp(true);
215     setUseUnderscoreLongJmp(false);
216   } else {
217     setUseUnderscoreSetJmp(true);
218     setUseUnderscoreLongJmp(true);
219   }
220
221   // Set up the register classes.
222   addRegisterClass(MVT::i8, X86::GR8RegisterClass);
223   addRegisterClass(MVT::i16, X86::GR16RegisterClass);
224   addRegisterClass(MVT::i32, X86::GR32RegisterClass);
225   if (Subtarget->is64Bit())
226     addRegisterClass(MVT::i64, X86::GR64RegisterClass);
227
228   setLoadExtAction(ISD::SEXTLOAD, MVT::i1, Promote);
229
230   // We don't accept any truncstore of integer registers.
231   setTruncStoreAction(MVT::i64, MVT::i32, Expand);
232   setTruncStoreAction(MVT::i64, MVT::i16, Expand);
233   setTruncStoreAction(MVT::i64, MVT::i8 , Expand);
234   setTruncStoreAction(MVT::i32, MVT::i16, Expand);
235   setTruncStoreAction(MVT::i32, MVT::i8 , Expand);
236   setTruncStoreAction(MVT::i16, MVT::i8,  Expand);
237
238   // SETOEQ and SETUNE require checking two conditions.
239   setCondCodeAction(ISD::SETOEQ, MVT::f32, Expand);
240   setCondCodeAction(ISD::SETOEQ, MVT::f64, Expand);
241   setCondCodeAction(ISD::SETOEQ, MVT::f80, Expand);
242   setCondCodeAction(ISD::SETUNE, MVT::f32, Expand);
243   setCondCodeAction(ISD::SETUNE, MVT::f64, Expand);
244   setCondCodeAction(ISD::SETUNE, MVT::f80, Expand);
245
246   // Promote all UINT_TO_FP to larger SINT_TO_FP's, as X86 doesn't have this
247   // operation.
248   setOperationAction(ISD::UINT_TO_FP       , MVT::i1   , Promote);
249   setOperationAction(ISD::UINT_TO_FP       , MVT::i8   , Promote);
250   setOperationAction(ISD::UINT_TO_FP       , MVT::i16  , Promote);
251
252   if (Subtarget->is64Bit()) {
253     setOperationAction(ISD::UINT_TO_FP     , MVT::i32  , Promote);
254     setOperationAction(ISD::UINT_TO_FP     , MVT::i64  , Custom);
255   } else if (!TM.Options.UseSoftFloat) {
256     // We have an algorithm for SSE2->double, and we turn this into a
257     // 64-bit FILD followed by conditional FADD for other targets.
258     setOperationAction(ISD::UINT_TO_FP     , MVT::i64  , Custom);
259     // We have an algorithm for SSE2, and we turn this into a 64-bit
260     // FILD for other targets.
261     setOperationAction(ISD::UINT_TO_FP     , MVT::i32  , Custom);
262   }
263
264   // Promote i1/i8 SINT_TO_FP to larger SINT_TO_FP's, as X86 doesn't have
265   // this operation.
266   setOperationAction(ISD::SINT_TO_FP       , MVT::i1   , Promote);
267   setOperationAction(ISD::SINT_TO_FP       , MVT::i8   , Promote);
268
269   if (!TM.Options.UseSoftFloat) {
270     // SSE has no i16 to fp conversion, only i32
271     if (X86ScalarSSEf32) {
272       setOperationAction(ISD::SINT_TO_FP     , MVT::i16  , Promote);
273       // f32 and f64 cases are Legal, f80 case is not
274       setOperationAction(ISD::SINT_TO_FP     , MVT::i32  , Custom);
275     } else {
276       setOperationAction(ISD::SINT_TO_FP     , MVT::i16  , Custom);
277       setOperationAction(ISD::SINT_TO_FP     , MVT::i32  , Custom);
278     }
279   } else {
280     setOperationAction(ISD::SINT_TO_FP     , MVT::i16  , Promote);
281     setOperationAction(ISD::SINT_TO_FP     , MVT::i32  , Promote);
282   }
283
284   // In 32-bit mode these are custom lowered.  In 64-bit mode F32 and F64
285   // are Legal, f80 is custom lowered.
286   setOperationAction(ISD::FP_TO_SINT     , MVT::i64  , Custom);
287   setOperationAction(ISD::SINT_TO_FP     , MVT::i64  , Custom);
288
289   // Promote i1/i8 FP_TO_SINT to larger FP_TO_SINTS's, as X86 doesn't have
290   // this operation.
291   setOperationAction(ISD::FP_TO_SINT       , MVT::i1   , Promote);
292   setOperationAction(ISD::FP_TO_SINT       , MVT::i8   , Promote);
293
294   if (X86ScalarSSEf32) {
295     setOperationAction(ISD::FP_TO_SINT     , MVT::i16  , Promote);
296     // f32 and f64 cases are Legal, f80 case is not
297     setOperationAction(ISD::FP_TO_SINT     , MVT::i32  , Custom);
298   } else {
299     setOperationAction(ISD::FP_TO_SINT     , MVT::i16  , Custom);
300     setOperationAction(ISD::FP_TO_SINT     , MVT::i32  , Custom);
301   }
302
303   // Handle FP_TO_UINT by promoting the destination to a larger signed
304   // conversion.
305   setOperationAction(ISD::FP_TO_UINT       , MVT::i1   , Promote);
306   setOperationAction(ISD::FP_TO_UINT       , MVT::i8   , Promote);
307   setOperationAction(ISD::FP_TO_UINT       , MVT::i16  , Promote);
308
309   if (Subtarget->is64Bit()) {
310     setOperationAction(ISD::FP_TO_UINT     , MVT::i64  , Expand);
311     setOperationAction(ISD::FP_TO_UINT     , MVT::i32  , Promote);
312   } else if (!TM.Options.UseSoftFloat) {
313     // Since AVX is a superset of SSE3, only check for SSE here.
314     if (Subtarget->hasSSE1() && !Subtarget->hasSSE3())
315       // Expand FP_TO_UINT into a select.
316       // FIXME: We would like to use a Custom expander here eventually to do
317       // the optimal thing for SSE vs. the default expansion in the legalizer.
318       setOperationAction(ISD::FP_TO_UINT   , MVT::i32  , Expand);
319     else
320       // With SSE3 we can use fisttpll to convert to a signed i64; without
321       // SSE, we're stuck with a fistpll.
322       setOperationAction(ISD::FP_TO_UINT   , MVT::i32  , Custom);
323   }
324
325   // TODO: when we have SSE, these could be more efficient, by using movd/movq.
326   if (!X86ScalarSSEf64) {
327     setOperationAction(ISD::BITCAST        , MVT::f32  , Expand);
328     setOperationAction(ISD::BITCAST        , MVT::i32  , Expand);
329     if (Subtarget->is64Bit()) {
330       setOperationAction(ISD::BITCAST      , MVT::f64  , Expand);
331       // Without SSE, i64->f64 goes through memory.
332       setOperationAction(ISD::BITCAST      , MVT::i64  , Expand);
333     }
334   }
335
336   // Scalar integer divide and remainder are lowered to use operations that
337   // produce two results, to match the available instructions. This exposes
338   // the two-result form to trivial CSE, which is able to combine x/y and x%y
339   // into a single instruction.
340   //
341   // Scalar integer multiply-high is also lowered to use two-result
342   // operations, to match the available instructions. However, plain multiply
343   // (low) operations are left as Legal, as there are single-result
344   // instructions for this in x86. Using the two-result multiply instructions
345   // when both high and low results are needed must be arranged by dagcombine.
346   for (unsigned i = 0, e = 4; i != e; ++i) {
347     MVT VT = IntVTs[i];
348     setOperationAction(ISD::MULHS, VT, Expand);
349     setOperationAction(ISD::MULHU, VT, Expand);
350     setOperationAction(ISD::SDIV, VT, Expand);
351     setOperationAction(ISD::UDIV, VT, Expand);
352     setOperationAction(ISD::SREM, VT, Expand);
353     setOperationAction(ISD::UREM, VT, Expand);
354
355     // Add/Sub overflow ops with MVT::Glues are lowered to EFLAGS dependences.
356     setOperationAction(ISD::ADDC, VT, Custom);
357     setOperationAction(ISD::ADDE, VT, Custom);
358     setOperationAction(ISD::SUBC, VT, Custom);
359     setOperationAction(ISD::SUBE, VT, Custom);
360   }
361
362   setOperationAction(ISD::BR_JT            , MVT::Other, Expand);
363   setOperationAction(ISD::BRCOND           , MVT::Other, Custom);
364   setOperationAction(ISD::BR_CC            , MVT::Other, Expand);
365   setOperationAction(ISD::SELECT_CC        , MVT::Other, Expand);
366   if (Subtarget->is64Bit())
367     setOperationAction(ISD::SIGN_EXTEND_INREG, MVT::i32, Legal);
368   setOperationAction(ISD::SIGN_EXTEND_INREG, MVT::i16  , Legal);
369   setOperationAction(ISD::SIGN_EXTEND_INREG, MVT::i8   , Legal);
370   setOperationAction(ISD::SIGN_EXTEND_INREG, MVT::i1   , Expand);
371   setOperationAction(ISD::FP_ROUND_INREG   , MVT::f32  , Expand);
372   setOperationAction(ISD::FREM             , MVT::f32  , Expand);
373   setOperationAction(ISD::FREM             , MVT::f64  , Expand);
374   setOperationAction(ISD::FREM             , MVT::f80  , Expand);
375   setOperationAction(ISD::FLT_ROUNDS_      , MVT::i32  , Custom);
376
377   // Promote the i8 variants and force them on up to i32 which has a shorter
378   // encoding.
379   setOperationAction(ISD::CTTZ             , MVT::i8   , Promote);
380   AddPromotedToType (ISD::CTTZ             , MVT::i8   , MVT::i32);
381   setOperationAction(ISD::CTTZ_ZERO_UNDEF  , MVT::i8   , Promote);
382   AddPromotedToType (ISD::CTTZ_ZERO_UNDEF  , MVT::i8   , MVT::i32);
383   if (Subtarget->hasBMI()) {
384     setOperationAction(ISD::CTTZ_ZERO_UNDEF, MVT::i16  , Expand);
385     setOperationAction(ISD::CTTZ_ZERO_UNDEF, MVT::i32  , Expand);
386     if (Subtarget->is64Bit())
387       setOperationAction(ISD::CTTZ_ZERO_UNDEF, MVT::i64, Expand);
388   } else {
389     setOperationAction(ISD::CTTZ           , MVT::i16  , Custom);
390     setOperationAction(ISD::CTTZ           , MVT::i32  , Custom);
391     if (Subtarget->is64Bit())
392       setOperationAction(ISD::CTTZ         , MVT::i64  , Custom);
393   }
394
395   if (Subtarget->hasLZCNT()) {
396     // When promoting the i8 variants, force them to i32 for a shorter
397     // encoding.
398     setOperationAction(ISD::CTLZ           , MVT::i8   , Promote);
399     AddPromotedToType (ISD::CTLZ           , MVT::i8   , MVT::i32);
400     setOperationAction(ISD::CTLZ_ZERO_UNDEF, MVT::i8   , Promote);
401     AddPromotedToType (ISD::CTLZ_ZERO_UNDEF, MVT::i8   , MVT::i32);
402     setOperationAction(ISD::CTLZ_ZERO_UNDEF, MVT::i16  , Expand);
403     setOperationAction(ISD::CTLZ_ZERO_UNDEF, MVT::i32  , Expand);
404     if (Subtarget->is64Bit())
405       setOperationAction(ISD::CTLZ_ZERO_UNDEF, MVT::i64, Expand);
406   } else {
407     setOperationAction(ISD::CTLZ           , MVT::i8   , Custom);
408     setOperationAction(ISD::CTLZ           , MVT::i16  , Custom);
409     setOperationAction(ISD::CTLZ           , MVT::i32  , Custom);
410     setOperationAction(ISD::CTLZ_ZERO_UNDEF, MVT::i8   , Custom);
411     setOperationAction(ISD::CTLZ_ZERO_UNDEF, MVT::i16  , Custom);
412     setOperationAction(ISD::CTLZ_ZERO_UNDEF, MVT::i32  , Custom);
413     if (Subtarget->is64Bit()) {
414       setOperationAction(ISD::CTLZ         , MVT::i64  , Custom);
415       setOperationAction(ISD::CTLZ_ZERO_UNDEF, MVT::i64, Custom);
416     }
417   }
418
419   if (Subtarget->hasPOPCNT()) {
420     setOperationAction(ISD::CTPOP          , MVT::i8   , Promote);
421   } else {
422     setOperationAction(ISD::CTPOP          , MVT::i8   , Expand);
423     setOperationAction(ISD::CTPOP          , MVT::i16  , Expand);
424     setOperationAction(ISD::CTPOP          , MVT::i32  , Expand);
425     if (Subtarget->is64Bit())
426       setOperationAction(ISD::CTPOP        , MVT::i64  , Expand);
427   }
428
429   setOperationAction(ISD::READCYCLECOUNTER , MVT::i64  , Custom);
430   setOperationAction(ISD::BSWAP            , MVT::i16  , Expand);
431
432   // These should be promoted to a larger select which is supported.
433   setOperationAction(ISD::SELECT          , MVT::i1   , Promote);
434   // X86 wants to expand cmov itself.
435   setOperationAction(ISD::SELECT          , MVT::i8   , Custom);
436   setOperationAction(ISD::SELECT          , MVT::i16  , Custom);
437   setOperationAction(ISD::SELECT          , MVT::i32  , Custom);
438   setOperationAction(ISD::SELECT          , MVT::f32  , Custom);
439   setOperationAction(ISD::SELECT          , MVT::f64  , Custom);
440   setOperationAction(ISD::SELECT          , MVT::f80  , Custom);
441   setOperationAction(ISD::SETCC           , MVT::i8   , Custom);
442   setOperationAction(ISD::SETCC           , MVT::i16  , Custom);
443   setOperationAction(ISD::SETCC           , MVT::i32  , Custom);
444   setOperationAction(ISD::SETCC           , MVT::f32  , Custom);
445   setOperationAction(ISD::SETCC           , MVT::f64  , Custom);
446   setOperationAction(ISD::SETCC           , MVT::f80  , Custom);
447   if (Subtarget->is64Bit()) {
448     setOperationAction(ISD::SELECT        , MVT::i64  , Custom);
449     setOperationAction(ISD::SETCC         , MVT::i64  , Custom);
450   }
451   setOperationAction(ISD::EH_RETURN       , MVT::Other, Custom);
452
453   // Darwin ABI issue.
454   setOperationAction(ISD::ConstantPool    , MVT::i32  , Custom);
455   setOperationAction(ISD::JumpTable       , MVT::i32  , Custom);
456   setOperationAction(ISD::GlobalAddress   , MVT::i32  , Custom);
457   setOperationAction(ISD::GlobalTLSAddress, MVT::i32  , Custom);
458   if (Subtarget->is64Bit())
459     setOperationAction(ISD::GlobalTLSAddress, MVT::i64, Custom);
460   setOperationAction(ISD::ExternalSymbol  , MVT::i32  , Custom);
461   setOperationAction(ISD::BlockAddress    , MVT::i32  , Custom);
462   if (Subtarget->is64Bit()) {
463     setOperationAction(ISD::ConstantPool  , MVT::i64  , Custom);
464     setOperationAction(ISD::JumpTable     , MVT::i64  , Custom);
465     setOperationAction(ISD::GlobalAddress , MVT::i64  , Custom);
466     setOperationAction(ISD::ExternalSymbol, MVT::i64  , Custom);
467     setOperationAction(ISD::BlockAddress  , MVT::i64  , Custom);
468   }
469   // 64-bit addm sub, shl, sra, srl (iff 32-bit x86)
470   setOperationAction(ISD::SHL_PARTS       , MVT::i32  , Custom);
471   setOperationAction(ISD::SRA_PARTS       , MVT::i32  , Custom);
472   setOperationAction(ISD::SRL_PARTS       , MVT::i32  , Custom);
473   if (Subtarget->is64Bit()) {
474     setOperationAction(ISD::SHL_PARTS     , MVT::i64  , Custom);
475     setOperationAction(ISD::SRA_PARTS     , MVT::i64  , Custom);
476     setOperationAction(ISD::SRL_PARTS     , MVT::i64  , Custom);
477   }
478
479   if (Subtarget->hasSSE1())
480     setOperationAction(ISD::PREFETCH      , MVT::Other, Legal);
481
482   setOperationAction(ISD::MEMBARRIER    , MVT::Other, Custom);
483   setOperationAction(ISD::ATOMIC_FENCE  , MVT::Other, Custom);
484
485   // On X86 and X86-64, atomic operations are lowered to locked instructions.
486   // Locked instructions, in turn, have implicit fence semantics (all memory
487   // operations are flushed before issuing the locked instruction, and they
488   // are not buffered), so we can fold away the common pattern of
489   // fence-atomic-fence.
490   setShouldFoldAtomicFences(true);
491
492   // Expand certain atomics
493   for (unsigned i = 0, e = 4; i != e; ++i) {
494     MVT VT = IntVTs[i];
495     setOperationAction(ISD::ATOMIC_CMP_SWAP, VT, Custom);
496     setOperationAction(ISD::ATOMIC_LOAD_SUB, VT, Custom);
497     setOperationAction(ISD::ATOMIC_STORE, VT, Custom);
498   }
499
500   if (!Subtarget->is64Bit()) {
501     setOperationAction(ISD::ATOMIC_LOAD, MVT::i64, Custom);
502     setOperationAction(ISD::ATOMIC_LOAD_ADD, MVT::i64, Custom);
503     setOperationAction(ISD::ATOMIC_LOAD_SUB, MVT::i64, Custom);
504     setOperationAction(ISD::ATOMIC_LOAD_AND, MVT::i64, Custom);
505     setOperationAction(ISD::ATOMIC_LOAD_OR, MVT::i64, Custom);
506     setOperationAction(ISD::ATOMIC_LOAD_XOR, MVT::i64, Custom);
507     setOperationAction(ISD::ATOMIC_LOAD_NAND, MVT::i64, Custom);
508     setOperationAction(ISD::ATOMIC_SWAP, MVT::i64, Custom);
509   }
510
511   if (Subtarget->hasCmpxchg16b()) {
512     setOperationAction(ISD::ATOMIC_CMP_SWAP, MVT::i128, Custom);
513   }
514
515   // FIXME - use subtarget debug flags
516   if (!Subtarget->isTargetDarwin() &&
517       !Subtarget->isTargetELF() &&
518       !Subtarget->isTargetCygMing()) {
519     setOperationAction(ISD::EH_LABEL, MVT::Other, Expand);
520   }
521
522   setOperationAction(ISD::EXCEPTIONADDR, MVT::i64, Expand);
523   setOperationAction(ISD::EHSELECTION,   MVT::i64, Expand);
524   setOperationAction(ISD::EXCEPTIONADDR, MVT::i32, Expand);
525   setOperationAction(ISD::EHSELECTION,   MVT::i32, Expand);
526   if (Subtarget->is64Bit()) {
527     setExceptionPointerRegister(X86::RAX);
528     setExceptionSelectorRegister(X86::RDX);
529   } else {
530     setExceptionPointerRegister(X86::EAX);
531     setExceptionSelectorRegister(X86::EDX);
532   }
533   setOperationAction(ISD::FRAME_TO_ARGS_OFFSET, MVT::i32, Custom);
534   setOperationAction(ISD::FRAME_TO_ARGS_OFFSET, MVT::i64, Custom);
535
536   setOperationAction(ISD::INIT_TRAMPOLINE, MVT::Other, Custom);
537   setOperationAction(ISD::ADJUST_TRAMPOLINE, MVT::Other, Custom);
538
539   setOperationAction(ISD::TRAP, MVT::Other, Legal);
540
541   // VASTART needs to be custom lowered to use the VarArgsFrameIndex
542   setOperationAction(ISD::VASTART           , MVT::Other, Custom);
543   setOperationAction(ISD::VAEND             , MVT::Other, Expand);
544   if (Subtarget->is64Bit()) {
545     setOperationAction(ISD::VAARG           , MVT::Other, Custom);
546     setOperationAction(ISD::VACOPY          , MVT::Other, Custom);
547   } else {
548     setOperationAction(ISD::VAARG           , MVT::Other, Expand);
549     setOperationAction(ISD::VACOPY          , MVT::Other, Expand);
550   }
551
552   setOperationAction(ISD::STACKSAVE,          MVT::Other, Expand);
553   setOperationAction(ISD::STACKRESTORE,       MVT::Other, Expand);
554
555   if (Subtarget->isTargetCOFF() && !Subtarget->isTargetEnvMacho())
556     setOperationAction(ISD::DYNAMIC_STACKALLOC, Subtarget->is64Bit() ?
557                        MVT::i64 : MVT::i32, Custom);
558   else if (TM.Options.EnableSegmentedStacks)
559     setOperationAction(ISD::DYNAMIC_STACKALLOC, Subtarget->is64Bit() ?
560                        MVT::i64 : MVT::i32, Custom);
561   else
562     setOperationAction(ISD::DYNAMIC_STACKALLOC, Subtarget->is64Bit() ?
563                        MVT::i64 : MVT::i32, Expand);
564
565   if (!TM.Options.UseSoftFloat && X86ScalarSSEf64) {
566     // f32 and f64 use SSE.
567     // Set up the FP register classes.
568     addRegisterClass(MVT::f32, X86::FR32RegisterClass);
569     addRegisterClass(MVT::f64, X86::FR64RegisterClass);
570
571     // Use ANDPD to simulate FABS.
572     setOperationAction(ISD::FABS , MVT::f64, Custom);
573     setOperationAction(ISD::FABS , MVT::f32, Custom);
574
575     // Use XORP to simulate FNEG.
576     setOperationAction(ISD::FNEG , MVT::f64, Custom);
577     setOperationAction(ISD::FNEG , MVT::f32, Custom);
578
579     // Use ANDPD and ORPD to simulate FCOPYSIGN.
580     setOperationAction(ISD::FCOPYSIGN, MVT::f64, Custom);
581     setOperationAction(ISD::FCOPYSIGN, MVT::f32, Custom);
582
583     // Lower this to FGETSIGNx86 plus an AND.
584     setOperationAction(ISD::FGETSIGN, MVT::i64, Custom);
585     setOperationAction(ISD::FGETSIGN, MVT::i32, Custom);
586
587     // We don't support sin/cos/fmod
588     setOperationAction(ISD::FSIN , MVT::f64, Expand);
589     setOperationAction(ISD::FCOS , MVT::f64, Expand);
590     setOperationAction(ISD::FSIN , MVT::f32, Expand);
591     setOperationAction(ISD::FCOS , MVT::f32, Expand);
592
593     // Expand FP immediates into loads from the stack, except for the special
594     // cases we handle.
595     addLegalFPImmediate(APFloat(+0.0)); // xorpd
596     addLegalFPImmediate(APFloat(+0.0f)); // xorps
597   } else if (!TM.Options.UseSoftFloat && X86ScalarSSEf32) {
598     // Use SSE for f32, x87 for f64.
599     // Set up the FP register classes.
600     addRegisterClass(MVT::f32, X86::FR32RegisterClass);
601     addRegisterClass(MVT::f64, X86::RFP64RegisterClass);
602
603     // Use ANDPS to simulate FABS.
604     setOperationAction(ISD::FABS , MVT::f32, Custom);
605
606     // Use XORP to simulate FNEG.
607     setOperationAction(ISD::FNEG , MVT::f32, Custom);
608
609     setOperationAction(ISD::UNDEF,     MVT::f64, Expand);
610
611     // Use ANDPS and ORPS to simulate FCOPYSIGN.
612     setOperationAction(ISD::FCOPYSIGN, MVT::f64, Expand);
613     setOperationAction(ISD::FCOPYSIGN, MVT::f32, Custom);
614
615     // We don't support sin/cos/fmod
616     setOperationAction(ISD::FSIN , MVT::f32, Expand);
617     setOperationAction(ISD::FCOS , MVT::f32, Expand);
618
619     // Special cases we handle for FP constants.
620     addLegalFPImmediate(APFloat(+0.0f)); // xorps
621     addLegalFPImmediate(APFloat(+0.0)); // FLD0
622     addLegalFPImmediate(APFloat(+1.0)); // FLD1
623     addLegalFPImmediate(APFloat(-0.0)); // FLD0/FCHS
624     addLegalFPImmediate(APFloat(-1.0)); // FLD1/FCHS
625
626     if (!TM.Options.UnsafeFPMath) {
627       setOperationAction(ISD::FSIN           , MVT::f64  , Expand);
628       setOperationAction(ISD::FCOS           , MVT::f64  , Expand);
629     }
630   } else if (!TM.Options.UseSoftFloat) {
631     // f32 and f64 in x87.
632     // Set up the FP register classes.
633     addRegisterClass(MVT::f64, X86::RFP64RegisterClass);
634     addRegisterClass(MVT::f32, X86::RFP32RegisterClass);
635
636     setOperationAction(ISD::UNDEF,     MVT::f64, Expand);
637     setOperationAction(ISD::UNDEF,     MVT::f32, Expand);
638     setOperationAction(ISD::FCOPYSIGN, MVT::f64, Expand);
639     setOperationAction(ISD::FCOPYSIGN, MVT::f32, Expand);
640
641     if (!TM.Options.UnsafeFPMath) {
642       setOperationAction(ISD::FSIN           , MVT::f64  , Expand);
643       setOperationAction(ISD::FCOS           , MVT::f64  , Expand);
644     }
645     addLegalFPImmediate(APFloat(+0.0)); // FLD0
646     addLegalFPImmediate(APFloat(+1.0)); // FLD1
647     addLegalFPImmediate(APFloat(-0.0)); // FLD0/FCHS
648     addLegalFPImmediate(APFloat(-1.0)); // FLD1/FCHS
649     addLegalFPImmediate(APFloat(+0.0f)); // FLD0
650     addLegalFPImmediate(APFloat(+1.0f)); // FLD1
651     addLegalFPImmediate(APFloat(-0.0f)); // FLD0/FCHS
652     addLegalFPImmediate(APFloat(-1.0f)); // FLD1/FCHS
653   }
654
655   // We don't support FMA.
656   setOperationAction(ISD::FMA, MVT::f64, Expand);
657   setOperationAction(ISD::FMA, MVT::f32, Expand);
658
659   // Long double always uses X87.
660   if (!TM.Options.UseSoftFloat) {
661     addRegisterClass(MVT::f80, X86::RFP80RegisterClass);
662     setOperationAction(ISD::UNDEF,     MVT::f80, Expand);
663     setOperationAction(ISD::FCOPYSIGN, MVT::f80, Expand);
664     {
665       APFloat TmpFlt = APFloat::getZero(APFloat::x87DoubleExtended);
666       addLegalFPImmediate(TmpFlt);  // FLD0
667       TmpFlt.changeSign();
668       addLegalFPImmediate(TmpFlt);  // FLD0/FCHS
669
670       bool ignored;
671       APFloat TmpFlt2(+1.0);
672       TmpFlt2.convert(APFloat::x87DoubleExtended, APFloat::rmNearestTiesToEven,
673                       &ignored);
674       addLegalFPImmediate(TmpFlt2);  // FLD1
675       TmpFlt2.changeSign();
676       addLegalFPImmediate(TmpFlt2);  // FLD1/FCHS
677     }
678
679     if (!TM.Options.UnsafeFPMath) {
680       setOperationAction(ISD::FSIN           , MVT::f80  , Expand);
681       setOperationAction(ISD::FCOS           , MVT::f80  , Expand);
682     }
683
684     setOperationAction(ISD::FFLOOR, MVT::f80, Expand);
685     setOperationAction(ISD::FCEIL,  MVT::f80, Expand);
686     setOperationAction(ISD::FTRUNC, MVT::f80, Expand);
687     setOperationAction(ISD::FRINT,  MVT::f80, Expand);
688     setOperationAction(ISD::FNEARBYINT, MVT::f80, Expand);
689     setOperationAction(ISD::FMA, MVT::f80, Expand);
690   }
691
692   // Always use a library call for pow.
693   setOperationAction(ISD::FPOW             , MVT::f32  , Expand);
694   setOperationAction(ISD::FPOW             , MVT::f64  , Expand);
695   setOperationAction(ISD::FPOW             , MVT::f80  , Expand);
696
697   setOperationAction(ISD::FLOG, MVT::f80, Expand);
698   setOperationAction(ISD::FLOG2, MVT::f80, Expand);
699   setOperationAction(ISD::FLOG10, MVT::f80, Expand);
700   setOperationAction(ISD::FEXP, MVT::f80, Expand);
701   setOperationAction(ISD::FEXP2, MVT::f80, Expand);
702
703   // First set operation action for all vector types to either promote
704   // (for widening) or expand (for scalarization). Then we will selectively
705   // turn on ones that can be effectively codegen'd.
706   for (unsigned VT = (unsigned)MVT::FIRST_VECTOR_VALUETYPE;
707        VT <= (unsigned)MVT::LAST_VECTOR_VALUETYPE; ++VT) {
708     setOperationAction(ISD::ADD , (MVT::SimpleValueType)VT, Expand);
709     setOperationAction(ISD::SUB , (MVT::SimpleValueType)VT, Expand);
710     setOperationAction(ISD::FADD, (MVT::SimpleValueType)VT, Expand);
711     setOperationAction(ISD::FNEG, (MVT::SimpleValueType)VT, Expand);
712     setOperationAction(ISD::FSUB, (MVT::SimpleValueType)VT, Expand);
713     setOperationAction(ISD::MUL , (MVT::SimpleValueType)VT, Expand);
714     setOperationAction(ISD::FMUL, (MVT::SimpleValueType)VT, Expand);
715     setOperationAction(ISD::SDIV, (MVT::SimpleValueType)VT, Expand);
716     setOperationAction(ISD::UDIV, (MVT::SimpleValueType)VT, Expand);
717     setOperationAction(ISD::FDIV, (MVT::SimpleValueType)VT, Expand);
718     setOperationAction(ISD::SREM, (MVT::SimpleValueType)VT, Expand);
719     setOperationAction(ISD::UREM, (MVT::SimpleValueType)VT, Expand);
720     setOperationAction(ISD::LOAD, (MVT::SimpleValueType)VT, Expand);
721     setOperationAction(ISD::VECTOR_SHUFFLE, (MVT::SimpleValueType)VT, Expand);
722     setOperationAction(ISD::EXTRACT_VECTOR_ELT,(MVT::SimpleValueType)VT,Expand);
723     setOperationAction(ISD::INSERT_VECTOR_ELT,(MVT::SimpleValueType)VT, Expand);
724     setOperationAction(ISD::EXTRACT_SUBVECTOR,(MVT::SimpleValueType)VT,Expand);
725     setOperationAction(ISD::INSERT_SUBVECTOR,(MVT::SimpleValueType)VT,Expand);
726     setOperationAction(ISD::FABS, (MVT::SimpleValueType)VT, Expand);
727     setOperationAction(ISD::FSIN, (MVT::SimpleValueType)VT, Expand);
728     setOperationAction(ISD::FCOS, (MVT::SimpleValueType)VT, Expand);
729     setOperationAction(ISD::FREM, (MVT::SimpleValueType)VT, Expand);
730     setOperationAction(ISD::FPOWI, (MVT::SimpleValueType)VT, Expand);
731     setOperationAction(ISD::FSQRT, (MVT::SimpleValueType)VT, Expand);
732     setOperationAction(ISD::FCOPYSIGN, (MVT::SimpleValueType)VT, Expand);
733     setOperationAction(ISD::SMUL_LOHI, (MVT::SimpleValueType)VT, Expand);
734     setOperationAction(ISD::UMUL_LOHI, (MVT::SimpleValueType)VT, Expand);
735     setOperationAction(ISD::SDIVREM, (MVT::SimpleValueType)VT, Expand);
736     setOperationAction(ISD::UDIVREM, (MVT::SimpleValueType)VT, Expand);
737     setOperationAction(ISD::FPOW, (MVT::SimpleValueType)VT, Expand);
738     setOperationAction(ISD::CTPOP, (MVT::SimpleValueType)VT, Expand);
739     setOperationAction(ISD::CTTZ, (MVT::SimpleValueType)VT, Expand);
740     setOperationAction(ISD::CTTZ_ZERO_UNDEF, (MVT::SimpleValueType)VT, Expand);
741     setOperationAction(ISD::CTLZ, (MVT::SimpleValueType)VT, Expand);
742     setOperationAction(ISD::CTLZ_ZERO_UNDEF, (MVT::SimpleValueType)VT, Expand);
743     setOperationAction(ISD::SHL, (MVT::SimpleValueType)VT, Expand);
744     setOperationAction(ISD::SRA, (MVT::SimpleValueType)VT, Expand);
745     setOperationAction(ISD::SRL, (MVT::SimpleValueType)VT, Expand);
746     setOperationAction(ISD::ROTL, (MVT::SimpleValueType)VT, Expand);
747     setOperationAction(ISD::ROTR, (MVT::SimpleValueType)VT, Expand);
748     setOperationAction(ISD::BSWAP, (MVT::SimpleValueType)VT, Expand);
749     setOperationAction(ISD::SETCC, (MVT::SimpleValueType)VT, Expand);
750     setOperationAction(ISD::FLOG, (MVT::SimpleValueType)VT, Expand);
751     setOperationAction(ISD::FLOG2, (MVT::SimpleValueType)VT, Expand);
752     setOperationAction(ISD::FLOG10, (MVT::SimpleValueType)VT, Expand);
753     setOperationAction(ISD::FEXP, (MVT::SimpleValueType)VT, Expand);
754     setOperationAction(ISD::FEXP2, (MVT::SimpleValueType)VT, Expand);
755     setOperationAction(ISD::FP_TO_UINT, (MVT::SimpleValueType)VT, Expand);
756     setOperationAction(ISD::FP_TO_SINT, (MVT::SimpleValueType)VT, Expand);
757     setOperationAction(ISD::UINT_TO_FP, (MVT::SimpleValueType)VT, Expand);
758     setOperationAction(ISD::SINT_TO_FP, (MVT::SimpleValueType)VT, Expand);
759     setOperationAction(ISD::SIGN_EXTEND_INREG, (MVT::SimpleValueType)VT,Expand);
760     setOperationAction(ISD::TRUNCATE,  (MVT::SimpleValueType)VT, Expand);
761     setOperationAction(ISD::SIGN_EXTEND,  (MVT::SimpleValueType)VT, Expand);
762     setOperationAction(ISD::ZERO_EXTEND,  (MVT::SimpleValueType)VT, Expand);
763     setOperationAction(ISD::ANY_EXTEND,  (MVT::SimpleValueType)VT, Expand);
764     setOperationAction(ISD::VSELECT,  (MVT::SimpleValueType)VT, Expand);
765     for (unsigned InnerVT = (unsigned)MVT::FIRST_VECTOR_VALUETYPE;
766          InnerVT <= (unsigned)MVT::LAST_VECTOR_VALUETYPE; ++InnerVT)
767       setTruncStoreAction((MVT::SimpleValueType)VT,
768                           (MVT::SimpleValueType)InnerVT, Expand);
769     setLoadExtAction(ISD::SEXTLOAD, (MVT::SimpleValueType)VT, Expand);
770     setLoadExtAction(ISD::ZEXTLOAD, (MVT::SimpleValueType)VT, Expand);
771     setLoadExtAction(ISD::EXTLOAD, (MVT::SimpleValueType)VT, Expand);
772   }
773
774   // FIXME: In order to prevent SSE instructions being expanded to MMX ones
775   // with -msoft-float, disable use of MMX as well.
776   if (!TM.Options.UseSoftFloat && Subtarget->hasMMX()) {
777     addRegisterClass(MVT::x86mmx, X86::VR64RegisterClass);
778     // No operations on x86mmx supported, everything uses intrinsics.
779   }
780
781   // MMX-sized vectors (other than x86mmx) are expected to be expanded
782   // into smaller operations.
783   setOperationAction(ISD::MULHS,              MVT::v8i8,  Expand);
784   setOperationAction(ISD::MULHS,              MVT::v4i16, Expand);
785   setOperationAction(ISD::MULHS,              MVT::v2i32, Expand);
786   setOperationAction(ISD::MULHS,              MVT::v1i64, Expand);
787   setOperationAction(ISD::AND,                MVT::v8i8,  Expand);
788   setOperationAction(ISD::AND,                MVT::v4i16, Expand);
789   setOperationAction(ISD::AND,                MVT::v2i32, Expand);
790   setOperationAction(ISD::AND,                MVT::v1i64, Expand);
791   setOperationAction(ISD::OR,                 MVT::v8i8,  Expand);
792   setOperationAction(ISD::OR,                 MVT::v4i16, Expand);
793   setOperationAction(ISD::OR,                 MVT::v2i32, Expand);
794   setOperationAction(ISD::OR,                 MVT::v1i64, Expand);
795   setOperationAction(ISD::XOR,                MVT::v8i8,  Expand);
796   setOperationAction(ISD::XOR,                MVT::v4i16, Expand);
797   setOperationAction(ISD::XOR,                MVT::v2i32, Expand);
798   setOperationAction(ISD::XOR,                MVT::v1i64, Expand);
799   setOperationAction(ISD::SCALAR_TO_VECTOR,   MVT::v8i8,  Expand);
800   setOperationAction(ISD::SCALAR_TO_VECTOR,   MVT::v4i16, Expand);
801   setOperationAction(ISD::SCALAR_TO_VECTOR,   MVT::v2i32, Expand);
802   setOperationAction(ISD::SCALAR_TO_VECTOR,   MVT::v1i64, Expand);
803   setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v1i64, Expand);
804   setOperationAction(ISD::SELECT,             MVT::v8i8,  Expand);
805   setOperationAction(ISD::SELECT,             MVT::v4i16, Expand);
806   setOperationAction(ISD::SELECT,             MVT::v2i32, Expand);
807   setOperationAction(ISD::SELECT,             MVT::v1i64, Expand);
808   setOperationAction(ISD::BITCAST,            MVT::v8i8,  Expand);
809   setOperationAction(ISD::BITCAST,            MVT::v4i16, Expand);
810   setOperationAction(ISD::BITCAST,            MVT::v2i32, Expand);
811   setOperationAction(ISD::BITCAST,            MVT::v1i64, Expand);
812
813   if (!TM.Options.UseSoftFloat && Subtarget->hasSSE1()) {
814     addRegisterClass(MVT::v4f32, X86::VR128RegisterClass);
815
816     setOperationAction(ISD::FADD,               MVT::v4f32, Legal);
817     setOperationAction(ISD::FSUB,               MVT::v4f32, Legal);
818     setOperationAction(ISD::FMUL,               MVT::v4f32, Legal);
819     setOperationAction(ISD::FDIV,               MVT::v4f32, Legal);
820     setOperationAction(ISD::FSQRT,              MVT::v4f32, Legal);
821     setOperationAction(ISD::FNEG,               MVT::v4f32, Custom);
822     setOperationAction(ISD::LOAD,               MVT::v4f32, Legal);
823     setOperationAction(ISD::BUILD_VECTOR,       MVT::v4f32, Custom);
824     setOperationAction(ISD::VECTOR_SHUFFLE,     MVT::v4f32, Custom);
825     setOperationAction(ISD::EXTRACT_VECTOR_ELT, MVT::v4f32, Custom);
826     setOperationAction(ISD::SELECT,             MVT::v4f32, Custom);
827     setOperationAction(ISD::SETCC,              MVT::v4f32, Custom);
828   }
829
830   if (!TM.Options.UseSoftFloat && Subtarget->hasSSE2()) {
831     addRegisterClass(MVT::v2f64, X86::VR128RegisterClass);
832
833     // FIXME: Unfortunately -soft-float and -no-implicit-float means XMM
834     // registers cannot be used even for integer operations.
835     addRegisterClass(MVT::v16i8, X86::VR128RegisterClass);
836     addRegisterClass(MVT::v8i16, X86::VR128RegisterClass);
837     addRegisterClass(MVT::v4i32, X86::VR128RegisterClass);
838     addRegisterClass(MVT::v2i64, X86::VR128RegisterClass);
839
840     setOperationAction(ISD::ADD,                MVT::v16i8, Legal);
841     setOperationAction(ISD::ADD,                MVT::v8i16, Legal);
842     setOperationAction(ISD::ADD,                MVT::v4i32, Legal);
843     setOperationAction(ISD::ADD,                MVT::v2i64, Legal);
844     setOperationAction(ISD::MUL,                MVT::v2i64, Custom);
845     setOperationAction(ISD::SUB,                MVT::v16i8, Legal);
846     setOperationAction(ISD::SUB,                MVT::v8i16, Legal);
847     setOperationAction(ISD::SUB,                MVT::v4i32, Legal);
848     setOperationAction(ISD::SUB,                MVT::v2i64, Legal);
849     setOperationAction(ISD::MUL,                MVT::v8i16, Legal);
850     setOperationAction(ISD::FADD,               MVT::v2f64, Legal);
851     setOperationAction(ISD::FSUB,               MVT::v2f64, Legal);
852     setOperationAction(ISD::FMUL,               MVT::v2f64, Legal);
853     setOperationAction(ISD::FDIV,               MVT::v2f64, Legal);
854     setOperationAction(ISD::FSQRT,              MVT::v2f64, Legal);
855     setOperationAction(ISD::FNEG,               MVT::v2f64, Custom);
856
857     setOperationAction(ISD::SETCC,              MVT::v2i64, Custom);
858     setOperationAction(ISD::SETCC,              MVT::v16i8, Custom);
859     setOperationAction(ISD::SETCC,              MVT::v8i16, Custom);
860     setOperationAction(ISD::SETCC,              MVT::v4i32, Custom);
861
862     setOperationAction(ISD::SCALAR_TO_VECTOR,   MVT::v16i8, Custom);
863     setOperationAction(ISD::SCALAR_TO_VECTOR,   MVT::v8i16, Custom);
864     setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v8i16, Custom);
865     setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v4i32, Custom);
866     setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v4f32, Custom);
867
868     setOperationAction(ISD::CONCAT_VECTORS,     MVT::v2f64, Custom);
869     setOperationAction(ISD::CONCAT_VECTORS,     MVT::v2i64, Custom);
870     setOperationAction(ISD::CONCAT_VECTORS,     MVT::v16i8, Custom);
871     setOperationAction(ISD::CONCAT_VECTORS,     MVT::v8i16, Custom);
872     setOperationAction(ISD::CONCAT_VECTORS,     MVT::v4i32, Custom);
873
874     // Custom lower build_vector, vector_shuffle, and extract_vector_elt.
875     for (unsigned i = (unsigned)MVT::v16i8; i != (unsigned)MVT::v2i64; ++i) {
876       EVT VT = (MVT::SimpleValueType)i;
877       // Do not attempt to custom lower non-power-of-2 vectors
878       if (!isPowerOf2_32(VT.getVectorNumElements()))
879         continue;
880       // Do not attempt to custom lower non-128-bit vectors
881       if (!VT.is128BitVector())
882         continue;
883       setOperationAction(ISD::BUILD_VECTOR,
884                          VT.getSimpleVT().SimpleTy, Custom);
885       setOperationAction(ISD::VECTOR_SHUFFLE,
886                          VT.getSimpleVT().SimpleTy, Custom);
887       setOperationAction(ISD::EXTRACT_VECTOR_ELT,
888                          VT.getSimpleVT().SimpleTy, Custom);
889     }
890
891     setOperationAction(ISD::BUILD_VECTOR,       MVT::v2f64, Custom);
892     setOperationAction(ISD::BUILD_VECTOR,       MVT::v2i64, Custom);
893     setOperationAction(ISD::VECTOR_SHUFFLE,     MVT::v2f64, Custom);
894     setOperationAction(ISD::VECTOR_SHUFFLE,     MVT::v2i64, Custom);
895     setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v2f64, Custom);
896     setOperationAction(ISD::EXTRACT_VECTOR_ELT, MVT::v2f64, Custom);
897
898     if (Subtarget->is64Bit()) {
899       setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v2i64, Custom);
900       setOperationAction(ISD::EXTRACT_VECTOR_ELT, MVT::v2i64, Custom);
901     }
902
903     // Promote v16i8, v8i16, v4i32 load, select, and, or, xor to v2i64.
904     for (unsigned i = (unsigned)MVT::v16i8; i != (unsigned)MVT::v2i64; i++) {
905       MVT::SimpleValueType SVT = (MVT::SimpleValueType)i;
906       EVT VT = SVT;
907
908       // Do not attempt to promote non-128-bit vectors
909       if (!VT.is128BitVector())
910         continue;
911
912       setOperationAction(ISD::AND,    SVT, Promote);
913       AddPromotedToType (ISD::AND,    SVT, MVT::v2i64);
914       setOperationAction(ISD::OR,     SVT, Promote);
915       AddPromotedToType (ISD::OR,     SVT, MVT::v2i64);
916       setOperationAction(ISD::XOR,    SVT, Promote);
917       AddPromotedToType (ISD::XOR,    SVT, MVT::v2i64);
918       setOperationAction(ISD::LOAD,   SVT, Promote);
919       AddPromotedToType (ISD::LOAD,   SVT, MVT::v2i64);
920       setOperationAction(ISD::SELECT, SVT, Promote);
921       AddPromotedToType (ISD::SELECT, SVT, MVT::v2i64);
922     }
923
924     setTruncStoreAction(MVT::f64, MVT::f32, Expand);
925
926     // Custom lower v2i64 and v2f64 selects.
927     setOperationAction(ISD::LOAD,               MVT::v2f64, Legal);
928     setOperationAction(ISD::LOAD,               MVT::v2i64, Legal);
929     setOperationAction(ISD::SELECT,             MVT::v2f64, Custom);
930     setOperationAction(ISD::SELECT,             MVT::v2i64, Custom);
931
932     setOperationAction(ISD::FP_TO_SINT,         MVT::v4i32, Legal);
933     setOperationAction(ISD::SINT_TO_FP,         MVT::v4i32, Legal);
934   }
935
936   if (Subtarget->hasSSE41()) {
937     setOperationAction(ISD::FFLOOR,             MVT::f32,   Legal);
938     setOperationAction(ISD::FCEIL,              MVT::f32,   Legal);
939     setOperationAction(ISD::FTRUNC,             MVT::f32,   Legal);
940     setOperationAction(ISD::FRINT,              MVT::f32,   Legal);
941     setOperationAction(ISD::FNEARBYINT,         MVT::f32,   Legal);
942     setOperationAction(ISD::FFLOOR,             MVT::f64,   Legal);
943     setOperationAction(ISD::FCEIL,              MVT::f64,   Legal);
944     setOperationAction(ISD::FTRUNC,             MVT::f64,   Legal);
945     setOperationAction(ISD::FRINT,              MVT::f64,   Legal);
946     setOperationAction(ISD::FNEARBYINT,         MVT::f64,   Legal);
947
948     // FIXME: Do we need to handle scalar-to-vector here?
949     setOperationAction(ISD::MUL,                MVT::v4i32, Legal);
950
951     setOperationAction(ISD::VSELECT,            MVT::v2f64, Legal);
952     setOperationAction(ISD::VSELECT,            MVT::v2i64, Legal);
953     setOperationAction(ISD::VSELECT,            MVT::v16i8, Legal);
954     setOperationAction(ISD::VSELECT,            MVT::v4i32, Legal);
955     setOperationAction(ISD::VSELECT,            MVT::v4f32, Legal);
956
957     // i8 and i16 vectors are custom , because the source register and source
958     // source memory operand types are not the same width.  f32 vectors are
959     // custom since the immediate controlling the insert encodes additional
960     // information.
961     setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v16i8, Custom);
962     setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v8i16, Custom);
963     setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v4i32, Custom);
964     setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v4f32, Custom);
965
966     setOperationAction(ISD::EXTRACT_VECTOR_ELT, MVT::v16i8, Custom);
967     setOperationAction(ISD::EXTRACT_VECTOR_ELT, MVT::v8i16, Custom);
968     setOperationAction(ISD::EXTRACT_VECTOR_ELT, MVT::v4i32, Custom);
969     setOperationAction(ISD::EXTRACT_VECTOR_ELT, MVT::v4f32, Custom);
970
971     // FIXME: these should be Legal but thats only for the case where
972     // the index is constant.  For now custom expand to deal with that.
973     if (Subtarget->is64Bit()) {
974       setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v2i64, Custom);
975       setOperationAction(ISD::EXTRACT_VECTOR_ELT, MVT::v2i64, Custom);
976     }
977   }
978
979   if (Subtarget->hasSSE2()) {
980     setOperationAction(ISD::SRL,               MVT::v8i16, Custom);
981     setOperationAction(ISD::SRL,               MVT::v16i8, Custom);
982
983     setOperationAction(ISD::SHL,               MVT::v8i16, Custom);
984     setOperationAction(ISD::SHL,               MVT::v16i8, Custom);
985
986     setOperationAction(ISD::SRA,               MVT::v8i16, Custom);
987     setOperationAction(ISD::SRA,               MVT::v16i8, Custom);
988
989     if (Subtarget->hasAVX2()) {
990       setOperationAction(ISD::SRL,             MVT::v2i64, Legal);
991       setOperationAction(ISD::SRL,             MVT::v4i32, Legal);
992
993       setOperationAction(ISD::SHL,             MVT::v2i64, Legal);
994       setOperationAction(ISD::SHL,             MVT::v4i32, Legal);
995
996       setOperationAction(ISD::SRA,             MVT::v4i32, Legal);
997     } else {
998       setOperationAction(ISD::SRL,             MVT::v2i64, Custom);
999       setOperationAction(ISD::SRL,             MVT::v4i32, Custom);
1000
1001       setOperationAction(ISD::SHL,             MVT::v2i64, Custom);
1002       setOperationAction(ISD::SHL,             MVT::v4i32, Custom);
1003
1004       setOperationAction(ISD::SRA,             MVT::v4i32, Custom);
1005     }
1006   }
1007
1008   if (Subtarget->hasSSE42())
1009     setOperationAction(ISD::SETCC,             MVT::v2i64, Custom);
1010
1011   if (!TM.Options.UseSoftFloat && Subtarget->hasAVX()) {
1012     addRegisterClass(MVT::v32i8,  X86::VR256RegisterClass);
1013     addRegisterClass(MVT::v16i16, X86::VR256RegisterClass);
1014     addRegisterClass(MVT::v8i32,  X86::VR256RegisterClass);
1015     addRegisterClass(MVT::v8f32,  X86::VR256RegisterClass);
1016     addRegisterClass(MVT::v4i64,  X86::VR256RegisterClass);
1017     addRegisterClass(MVT::v4f64,  X86::VR256RegisterClass);
1018
1019     setOperationAction(ISD::LOAD,               MVT::v8f32, Legal);
1020     setOperationAction(ISD::LOAD,               MVT::v4f64, Legal);
1021     setOperationAction(ISD::LOAD,               MVT::v4i64, Legal);
1022
1023     setOperationAction(ISD::FADD,               MVT::v8f32, Legal);
1024     setOperationAction(ISD::FSUB,               MVT::v8f32, Legal);
1025     setOperationAction(ISD::FMUL,               MVT::v8f32, Legal);
1026     setOperationAction(ISD::FDIV,               MVT::v8f32, Legal);
1027     setOperationAction(ISD::FSQRT,              MVT::v8f32, Legal);
1028     setOperationAction(ISD::FNEG,               MVT::v8f32, Custom);
1029
1030     setOperationAction(ISD::FADD,               MVT::v4f64, Legal);
1031     setOperationAction(ISD::FSUB,               MVT::v4f64, Legal);
1032     setOperationAction(ISD::FMUL,               MVT::v4f64, Legal);
1033     setOperationAction(ISD::FDIV,               MVT::v4f64, Legal);
1034     setOperationAction(ISD::FSQRT,              MVT::v4f64, Legal);
1035     setOperationAction(ISD::FNEG,               MVT::v4f64, Custom);
1036
1037     setOperationAction(ISD::FP_TO_SINT,         MVT::v8i32, Legal);
1038     setOperationAction(ISD::SINT_TO_FP,         MVT::v8i32, Legal);
1039     setOperationAction(ISD::FP_ROUND,           MVT::v4f32, Legal);
1040
1041     setOperationAction(ISD::CONCAT_VECTORS,     MVT::v4f64,  Custom);
1042     setOperationAction(ISD::CONCAT_VECTORS,     MVT::v4i64,  Custom);
1043     setOperationAction(ISD::CONCAT_VECTORS,     MVT::v8f32,  Custom);
1044     setOperationAction(ISD::CONCAT_VECTORS,     MVT::v8i32,  Custom);
1045     setOperationAction(ISD::CONCAT_VECTORS,     MVT::v32i8,  Custom);
1046     setOperationAction(ISD::CONCAT_VECTORS,     MVT::v16i16, Custom);
1047
1048     setOperationAction(ISD::SRL,               MVT::v16i16, Custom);
1049     setOperationAction(ISD::SRL,               MVT::v32i8, Custom);
1050
1051     setOperationAction(ISD::SHL,               MVT::v16i16, Custom);
1052     setOperationAction(ISD::SHL,               MVT::v32i8, Custom);
1053
1054     setOperationAction(ISD::SRA,               MVT::v16i16, Custom);
1055     setOperationAction(ISD::SRA,               MVT::v32i8, Custom);
1056
1057     setOperationAction(ISD::SETCC,             MVT::v32i8, Custom);
1058     setOperationAction(ISD::SETCC,             MVT::v16i16, Custom);
1059     setOperationAction(ISD::SETCC,             MVT::v8i32, Custom);
1060     setOperationAction(ISD::SETCC,             MVT::v4i64, Custom);
1061
1062     setOperationAction(ISD::SELECT,            MVT::v4f64, Custom);
1063     setOperationAction(ISD::SELECT,            MVT::v4i64, Custom);
1064     setOperationAction(ISD::SELECT,            MVT::v8f32, Custom);
1065
1066     setOperationAction(ISD::VSELECT,           MVT::v4f64, Legal);
1067     setOperationAction(ISD::VSELECT,           MVT::v4i64, Legal);
1068     setOperationAction(ISD::VSELECT,           MVT::v8i32, Legal);
1069     setOperationAction(ISD::VSELECT,           MVT::v8f32, Legal);
1070
1071     if (Subtarget->hasAVX2()) {
1072       setOperationAction(ISD::ADD,             MVT::v4i64, Legal);
1073       setOperationAction(ISD::ADD,             MVT::v8i32, Legal);
1074       setOperationAction(ISD::ADD,             MVT::v16i16, Legal);
1075       setOperationAction(ISD::ADD,             MVT::v32i8, Legal);
1076
1077       setOperationAction(ISD::SUB,             MVT::v4i64, Legal);
1078       setOperationAction(ISD::SUB,             MVT::v8i32, Legal);
1079       setOperationAction(ISD::SUB,             MVT::v16i16, Legal);
1080       setOperationAction(ISD::SUB,             MVT::v32i8, Legal);
1081
1082       setOperationAction(ISD::MUL,             MVT::v4i64, Custom);
1083       setOperationAction(ISD::MUL,             MVT::v8i32, Legal);
1084       setOperationAction(ISD::MUL,             MVT::v16i16, Legal);
1085       // Don't lower v32i8 because there is no 128-bit byte mul
1086
1087       setOperationAction(ISD::VSELECT,         MVT::v32i8, Legal);
1088
1089       setOperationAction(ISD::SRL,             MVT::v4i64, Legal);
1090       setOperationAction(ISD::SRL,             MVT::v8i32, Legal);
1091
1092       setOperationAction(ISD::SHL,             MVT::v4i64, Legal);
1093       setOperationAction(ISD::SHL,             MVT::v8i32, Legal);
1094
1095       setOperationAction(ISD::SRA,             MVT::v8i32, Legal);
1096     } else {
1097       setOperationAction(ISD::ADD,             MVT::v4i64, Custom);
1098       setOperationAction(ISD::ADD,             MVT::v8i32, Custom);
1099       setOperationAction(ISD::ADD,             MVT::v16i16, Custom);
1100       setOperationAction(ISD::ADD,             MVT::v32i8, Custom);
1101
1102       setOperationAction(ISD::SUB,             MVT::v4i64, Custom);
1103       setOperationAction(ISD::SUB,             MVT::v8i32, Custom);
1104       setOperationAction(ISD::SUB,             MVT::v16i16, Custom);
1105       setOperationAction(ISD::SUB,             MVT::v32i8, Custom);
1106
1107       setOperationAction(ISD::MUL,             MVT::v4i64, Custom);
1108       setOperationAction(ISD::MUL,             MVT::v8i32, Custom);
1109       setOperationAction(ISD::MUL,             MVT::v16i16, Custom);
1110       // Don't lower v32i8 because there is no 128-bit byte mul
1111
1112       setOperationAction(ISD::SRL,             MVT::v4i64, Custom);
1113       setOperationAction(ISD::SRL,             MVT::v8i32, Custom);
1114
1115       setOperationAction(ISD::SHL,             MVT::v4i64, Custom);
1116       setOperationAction(ISD::SHL,             MVT::v8i32, Custom);
1117
1118       setOperationAction(ISD::SRA,             MVT::v8i32, Custom);
1119     }
1120
1121     // Custom lower several nodes for 256-bit types.
1122     for (unsigned i = (unsigned)MVT::FIRST_VECTOR_VALUETYPE;
1123                   i <= (unsigned)MVT::LAST_VECTOR_VALUETYPE; ++i) {
1124       MVT::SimpleValueType SVT = (MVT::SimpleValueType)i;
1125       EVT VT = SVT;
1126
1127       // Extract subvector is special because the value type
1128       // (result) is 128-bit but the source is 256-bit wide.
1129       if (VT.is128BitVector())
1130         setOperationAction(ISD::EXTRACT_SUBVECTOR, SVT, Custom);
1131
1132       // Do not attempt to custom lower other non-256-bit vectors
1133       if (!VT.is256BitVector())
1134         continue;
1135
1136       setOperationAction(ISD::BUILD_VECTOR,       SVT, Custom);
1137       setOperationAction(ISD::VECTOR_SHUFFLE,     SVT, Custom);
1138       setOperationAction(ISD::INSERT_VECTOR_ELT,  SVT, Custom);
1139       setOperationAction(ISD::EXTRACT_VECTOR_ELT, SVT, Custom);
1140       setOperationAction(ISD::SCALAR_TO_VECTOR,   SVT, Custom);
1141       setOperationAction(ISD::INSERT_SUBVECTOR,   SVT, Custom);
1142     }
1143
1144     // Promote v32i8, v16i16, v8i32 select, and, or, xor to v4i64.
1145     for (unsigned i = (unsigned)MVT::v32i8; i != (unsigned)MVT::v4i64; ++i) {
1146       MVT::SimpleValueType SVT = (MVT::SimpleValueType)i;
1147       EVT VT = SVT;
1148
1149       // Do not attempt to promote non-256-bit vectors
1150       if (!VT.is256BitVector())
1151         continue;
1152
1153       setOperationAction(ISD::AND,    SVT, Promote);
1154       AddPromotedToType (ISD::AND,    SVT, MVT::v4i64);
1155       setOperationAction(ISD::OR,     SVT, Promote);
1156       AddPromotedToType (ISD::OR,     SVT, MVT::v4i64);
1157       setOperationAction(ISD::XOR,    SVT, Promote);
1158       AddPromotedToType (ISD::XOR,    SVT, MVT::v4i64);
1159       setOperationAction(ISD::LOAD,   SVT, Promote);
1160       AddPromotedToType (ISD::LOAD,   SVT, MVT::v4i64);
1161       setOperationAction(ISD::SELECT, SVT, Promote);
1162       AddPromotedToType (ISD::SELECT, SVT, MVT::v4i64);
1163     }
1164   }
1165
1166   // SIGN_EXTEND_INREGs are evaluated by the extend type. Handle the expansion
1167   // of this type with custom code.
1168   for (unsigned VT = (unsigned)MVT::FIRST_VECTOR_VALUETYPE;
1169          VT != (unsigned)MVT::LAST_VECTOR_VALUETYPE; VT++) {
1170     setOperationAction(ISD::SIGN_EXTEND_INREG, (MVT::SimpleValueType)VT,
1171                        Custom);
1172   }
1173
1174   // We want to custom lower some of our intrinsics.
1175   setOperationAction(ISD::INTRINSIC_WO_CHAIN, MVT::Other, Custom);
1176
1177
1178   // Only custom-lower 64-bit SADDO and friends on 64-bit because we don't
1179   // handle type legalization for these operations here.
1180   //
1181   // FIXME: We really should do custom legalization for addition and
1182   // subtraction on x86-32 once PR3203 is fixed.  We really can't do much better
1183   // than generic legalization for 64-bit multiplication-with-overflow, though.
1184   for (unsigned i = 0, e = 3+Subtarget->is64Bit(); i != e; ++i) {
1185     // Add/Sub/Mul with overflow operations are custom lowered.
1186     MVT VT = IntVTs[i];
1187     setOperationAction(ISD::SADDO, VT, Custom);
1188     setOperationAction(ISD::UADDO, VT, Custom);
1189     setOperationAction(ISD::SSUBO, VT, Custom);
1190     setOperationAction(ISD::USUBO, VT, Custom);
1191     setOperationAction(ISD::SMULO, VT, Custom);
1192     setOperationAction(ISD::UMULO, VT, Custom);
1193   }
1194
1195   // There are no 8-bit 3-address imul/mul instructions
1196   setOperationAction(ISD::SMULO, MVT::i8, Expand);
1197   setOperationAction(ISD::UMULO, MVT::i8, Expand);
1198
1199   if (!Subtarget->is64Bit()) {
1200     // These libcalls are not available in 32-bit.
1201     setLibcallName(RTLIB::SHL_I128, 0);
1202     setLibcallName(RTLIB::SRL_I128, 0);
1203     setLibcallName(RTLIB::SRA_I128, 0);
1204   }
1205
1206   // We have target-specific dag combine patterns for the following nodes:
1207   setTargetDAGCombine(ISD::VECTOR_SHUFFLE);
1208   setTargetDAGCombine(ISD::EXTRACT_VECTOR_ELT);
1209   setTargetDAGCombine(ISD::VSELECT);
1210   setTargetDAGCombine(ISD::SELECT);
1211   setTargetDAGCombine(ISD::SHL);
1212   setTargetDAGCombine(ISD::SRA);
1213   setTargetDAGCombine(ISD::SRL);
1214   setTargetDAGCombine(ISD::OR);
1215   setTargetDAGCombine(ISD::AND);
1216   setTargetDAGCombine(ISD::ADD);
1217   setTargetDAGCombine(ISD::FADD);
1218   setTargetDAGCombine(ISD::FSUB);
1219   setTargetDAGCombine(ISD::SUB);
1220   setTargetDAGCombine(ISD::LOAD);
1221   setTargetDAGCombine(ISD::STORE);
1222   setTargetDAGCombine(ISD::ZERO_EXTEND);
1223   setTargetDAGCombine(ISD::SIGN_EXTEND);
1224   setTargetDAGCombine(ISD::TRUNCATE);
1225   setTargetDAGCombine(ISD::SINT_TO_FP);
1226   if (Subtarget->is64Bit())
1227     setTargetDAGCombine(ISD::MUL);
1228   if (Subtarget->hasBMI())
1229     setTargetDAGCombine(ISD::XOR);
1230
1231   computeRegisterProperties();
1232
1233   // On Darwin, -Os means optimize for size without hurting performance,
1234   // do not reduce the limit.
1235   maxStoresPerMemset = 16; // For @llvm.memset -> sequence of stores
1236   maxStoresPerMemsetOptSize = Subtarget->isTargetDarwin() ? 16 : 8;
1237   maxStoresPerMemcpy = 8; // For @llvm.memcpy -> sequence of stores
1238   maxStoresPerMemcpyOptSize = Subtarget->isTargetDarwin() ? 8 : 4;
1239   maxStoresPerMemmove = 8; // For @llvm.memmove -> sequence of stores
1240   maxStoresPerMemmoveOptSize = Subtarget->isTargetDarwin() ? 8 : 4;
1241   setPrefLoopAlignment(4); // 2^4 bytes.
1242   benefitFromCodePlacementOpt = true;
1243
1244   setPrefFunctionAlignment(4); // 2^4 bytes.
1245 }
1246
1247
1248 EVT X86TargetLowering::getSetCCResultType(EVT VT) const {
1249   if (!VT.isVector()) return MVT::i8;
1250   return VT.changeVectorElementTypeToInteger();
1251 }
1252
1253
1254 /// getMaxByValAlign - Helper for getByValTypeAlignment to determine
1255 /// the desired ByVal argument alignment.
1256 static void getMaxByValAlign(Type *Ty, unsigned &MaxAlign) {
1257   if (MaxAlign == 16)
1258     return;
1259   if (VectorType *VTy = dyn_cast<VectorType>(Ty)) {
1260     if (VTy->getBitWidth() == 128)
1261       MaxAlign = 16;
1262   } else if (ArrayType *ATy = dyn_cast<ArrayType>(Ty)) {
1263     unsigned EltAlign = 0;
1264     getMaxByValAlign(ATy->getElementType(), EltAlign);
1265     if (EltAlign > MaxAlign)
1266       MaxAlign = EltAlign;
1267   } else if (StructType *STy = dyn_cast<StructType>(Ty)) {
1268     for (unsigned i = 0, e = STy->getNumElements(); i != e; ++i) {
1269       unsigned EltAlign = 0;
1270       getMaxByValAlign(STy->getElementType(i), EltAlign);
1271       if (EltAlign > MaxAlign)
1272         MaxAlign = EltAlign;
1273       if (MaxAlign == 16)
1274         break;
1275     }
1276   }
1277   return;
1278 }
1279
1280 /// getByValTypeAlignment - Return the desired alignment for ByVal aggregate
1281 /// function arguments in the caller parameter area. For X86, aggregates
1282 /// that contain SSE vectors are placed at 16-byte boundaries while the rest
1283 /// are at 4-byte boundaries.
1284 unsigned X86TargetLowering::getByValTypeAlignment(Type *Ty) const {
1285   if (Subtarget->is64Bit()) {
1286     // Max of 8 and alignment of type.
1287     unsigned TyAlign = TD->getABITypeAlignment(Ty);
1288     if (TyAlign > 8)
1289       return TyAlign;
1290     return 8;
1291   }
1292
1293   unsigned Align = 4;
1294   if (Subtarget->hasSSE1())
1295     getMaxByValAlign(Ty, Align);
1296   return Align;
1297 }
1298
1299 /// getOptimalMemOpType - Returns the target specific optimal type for load
1300 /// and store operations as a result of memset, memcpy, and memmove
1301 /// lowering. If DstAlign is zero that means it's safe to destination
1302 /// alignment can satisfy any constraint. Similarly if SrcAlign is zero it
1303 /// means there isn't a need to check it against alignment requirement,
1304 /// probably because the source does not need to be loaded. If
1305 /// 'IsZeroVal' is true, that means it's safe to return a
1306 /// non-scalar-integer type, e.g. empty string source, constant, or loaded
1307 /// from memory. 'MemcpyStrSrc' indicates whether the memcpy source is
1308 /// constant so it does not need to be loaded.
1309 /// It returns EVT::Other if the type should be determined using generic
1310 /// target-independent logic.
1311 EVT
1312 X86TargetLowering::getOptimalMemOpType(uint64_t Size,
1313                                        unsigned DstAlign, unsigned SrcAlign,
1314                                        bool IsZeroVal,
1315                                        bool MemcpyStrSrc,
1316                                        MachineFunction &MF) const {
1317   // FIXME: This turns off use of xmm stores for memset/memcpy on targets like
1318   // linux.  This is because the stack realignment code can't handle certain
1319   // cases like PR2962.  This should be removed when PR2962 is fixed.
1320   const Function *F = MF.getFunction();
1321   if (IsZeroVal &&
1322       !F->hasFnAttr(Attribute::NoImplicitFloat)) {
1323     if (Size >= 16 &&
1324         (Subtarget->isUnalignedMemAccessFast() ||
1325          ((DstAlign == 0 || DstAlign >= 16) &&
1326           (SrcAlign == 0 || SrcAlign >= 16))) &&
1327         Subtarget->getStackAlignment() >= 16) {
1328       if (Subtarget->getStackAlignment() >= 32) {
1329         if (Subtarget->hasAVX2())
1330           return MVT::v8i32;
1331         if (Subtarget->hasAVX())
1332           return MVT::v8f32;
1333       }
1334       if (Subtarget->hasSSE2())
1335         return MVT::v4i32;
1336       if (Subtarget->hasSSE1())
1337         return MVT::v4f32;
1338     } else if (!MemcpyStrSrc && Size >= 8 &&
1339                !Subtarget->is64Bit() &&
1340                Subtarget->getStackAlignment() >= 8 &&
1341                Subtarget->hasSSE2()) {
1342       // Do not use f64 to lower memcpy if source is string constant. It's
1343       // better to use i32 to avoid the loads.
1344       return MVT::f64;
1345     }
1346   }
1347   if (Subtarget->is64Bit() && Size >= 8)
1348     return MVT::i64;
1349   return MVT::i32;
1350 }
1351
1352 /// getJumpTableEncoding - Return the entry encoding for a jump table in the
1353 /// current function.  The returned value is a member of the
1354 /// MachineJumpTableInfo::JTEntryKind enum.
1355 unsigned X86TargetLowering::getJumpTableEncoding() const {
1356   // In GOT pic mode, each entry in the jump table is emitted as a @GOTOFF
1357   // symbol.
1358   if (getTargetMachine().getRelocationModel() == Reloc::PIC_ &&
1359       Subtarget->isPICStyleGOT())
1360     return MachineJumpTableInfo::EK_Custom32;
1361
1362   // Otherwise, use the normal jump table encoding heuristics.
1363   return TargetLowering::getJumpTableEncoding();
1364 }
1365
1366 const MCExpr *
1367 X86TargetLowering::LowerCustomJumpTableEntry(const MachineJumpTableInfo *MJTI,
1368                                              const MachineBasicBlock *MBB,
1369                                              unsigned uid,MCContext &Ctx) const{
1370   assert(getTargetMachine().getRelocationModel() == Reloc::PIC_ &&
1371          Subtarget->isPICStyleGOT());
1372   // In 32-bit ELF systems, our jump table entries are formed with @GOTOFF
1373   // entries.
1374   return MCSymbolRefExpr::Create(MBB->getSymbol(),
1375                                  MCSymbolRefExpr::VK_GOTOFF, Ctx);
1376 }
1377
1378 /// getPICJumpTableRelocaBase - Returns relocation base for the given PIC
1379 /// jumptable.
1380 SDValue X86TargetLowering::getPICJumpTableRelocBase(SDValue Table,
1381                                                     SelectionDAG &DAG) const {
1382   if (!Subtarget->is64Bit())
1383     // This doesn't have DebugLoc associated with it, but is not really the
1384     // same as a Register.
1385     return DAG.getNode(X86ISD::GlobalBaseReg, DebugLoc(), getPointerTy());
1386   return Table;
1387 }
1388
1389 /// getPICJumpTableRelocBaseExpr - This returns the relocation base for the
1390 /// given PIC jumptable, the same as getPICJumpTableRelocBase, but as an
1391 /// MCExpr.
1392 const MCExpr *X86TargetLowering::
1393 getPICJumpTableRelocBaseExpr(const MachineFunction *MF, unsigned JTI,
1394                              MCContext &Ctx) const {
1395   // X86-64 uses RIP relative addressing based on the jump table label.
1396   if (Subtarget->isPICStyleRIPRel())
1397     return TargetLowering::getPICJumpTableRelocBaseExpr(MF, JTI, Ctx);
1398
1399   // Otherwise, the reference is relative to the PIC base.
1400   return MCSymbolRefExpr::Create(MF->getPICBaseSymbol(), Ctx);
1401 }
1402
1403 // FIXME: Why this routine is here? Move to RegInfo!
1404 std::pair<const TargetRegisterClass*, uint8_t>
1405 X86TargetLowering::findRepresentativeClass(EVT VT) const{
1406   const TargetRegisterClass *RRC = 0;
1407   uint8_t Cost = 1;
1408   switch (VT.getSimpleVT().SimpleTy) {
1409   default:
1410     return TargetLowering::findRepresentativeClass(VT);
1411   case MVT::i8: case MVT::i16: case MVT::i32: case MVT::i64:
1412     RRC = (Subtarget->is64Bit()
1413            ? X86::GR64RegisterClass : X86::GR32RegisterClass);
1414     break;
1415   case MVT::x86mmx:
1416     RRC = X86::VR64RegisterClass;
1417     break;
1418   case MVT::f32: case MVT::f64:
1419   case MVT::v16i8: case MVT::v8i16: case MVT::v4i32: case MVT::v2i64:
1420   case MVT::v4f32: case MVT::v2f64:
1421   case MVT::v32i8: case MVT::v8i32: case MVT::v4i64: case MVT::v8f32:
1422   case MVT::v4f64:
1423     RRC = X86::VR128RegisterClass;
1424     break;
1425   }
1426   return std::make_pair(RRC, Cost);
1427 }
1428
1429 bool X86TargetLowering::getStackCookieLocation(unsigned &AddressSpace,
1430                                                unsigned &Offset) const {
1431   if (!Subtarget->isTargetLinux())
1432     return false;
1433
1434   if (Subtarget->is64Bit()) {
1435     // %fs:0x28, unless we're using a Kernel code model, in which case it's %gs:
1436     Offset = 0x28;
1437     if (getTargetMachine().getCodeModel() == CodeModel::Kernel)
1438       AddressSpace = 256;
1439     else
1440       AddressSpace = 257;
1441   } else {
1442     // %gs:0x14 on i386
1443     Offset = 0x14;
1444     AddressSpace = 256;
1445   }
1446   return true;
1447 }
1448
1449
1450 //===----------------------------------------------------------------------===//
1451 //               Return Value Calling Convention Implementation
1452 //===----------------------------------------------------------------------===//
1453
1454 #include "X86GenCallingConv.inc"
1455
1456 bool
1457 X86TargetLowering::CanLowerReturn(CallingConv::ID CallConv,
1458                                   MachineFunction &MF, bool isVarArg,
1459                         const SmallVectorImpl<ISD::OutputArg> &Outs,
1460                         LLVMContext &Context) const {
1461   SmallVector<CCValAssign, 16> RVLocs;
1462   CCState CCInfo(CallConv, isVarArg, MF, getTargetMachine(),
1463                  RVLocs, Context);
1464   return CCInfo.CheckReturn(Outs, RetCC_X86);
1465 }
1466
1467 SDValue
1468 X86TargetLowering::LowerReturn(SDValue Chain,
1469                                CallingConv::ID CallConv, bool isVarArg,
1470                                const SmallVectorImpl<ISD::OutputArg> &Outs,
1471                                const SmallVectorImpl<SDValue> &OutVals,
1472                                DebugLoc dl, SelectionDAG &DAG) const {
1473   MachineFunction &MF = DAG.getMachineFunction();
1474   X86MachineFunctionInfo *FuncInfo = MF.getInfo<X86MachineFunctionInfo>();
1475
1476   SmallVector<CCValAssign, 16> RVLocs;
1477   CCState CCInfo(CallConv, isVarArg, MF, getTargetMachine(),
1478                  RVLocs, *DAG.getContext());
1479   CCInfo.AnalyzeReturn(Outs, RetCC_X86);
1480
1481   // Add the regs to the liveout set for the function.
1482   MachineRegisterInfo &MRI = DAG.getMachineFunction().getRegInfo();
1483   for (unsigned i = 0; i != RVLocs.size(); ++i)
1484     if (RVLocs[i].isRegLoc() && !MRI.isLiveOut(RVLocs[i].getLocReg()))
1485       MRI.addLiveOut(RVLocs[i].getLocReg());
1486
1487   SDValue Flag;
1488
1489   SmallVector<SDValue, 6> RetOps;
1490   RetOps.push_back(Chain); // Operand #0 = Chain (updated below)
1491   // Operand #1 = Bytes To Pop
1492   RetOps.push_back(DAG.getTargetConstant(FuncInfo->getBytesToPopOnReturn(),
1493                    MVT::i16));
1494
1495   // Copy the result values into the output registers.
1496   for (unsigned i = 0; i != RVLocs.size(); ++i) {
1497     CCValAssign &VA = RVLocs[i];
1498     assert(VA.isRegLoc() && "Can only return in registers!");
1499     SDValue ValToCopy = OutVals[i];
1500     EVT ValVT = ValToCopy.getValueType();
1501
1502     // If this is x86-64, and we disabled SSE, we can't return FP values,
1503     // or SSE or MMX vectors.
1504     if ((ValVT == MVT::f32 || ValVT == MVT::f64 ||
1505          VA.getLocReg() == X86::XMM0 || VA.getLocReg() == X86::XMM1) &&
1506           (Subtarget->is64Bit() && !Subtarget->hasSSE1())) {
1507       report_fatal_error("SSE register return with SSE disabled");
1508     }
1509     // Likewise we can't return F64 values with SSE1 only.  gcc does so, but
1510     // llvm-gcc has never done it right and no one has noticed, so this
1511     // should be OK for now.
1512     if (ValVT == MVT::f64 &&
1513         (Subtarget->is64Bit() && !Subtarget->hasSSE2()))
1514       report_fatal_error("SSE2 register return with SSE2 disabled");
1515
1516     // Returns in ST0/ST1 are handled specially: these are pushed as operands to
1517     // the RET instruction and handled by the FP Stackifier.
1518     if (VA.getLocReg() == X86::ST0 ||
1519         VA.getLocReg() == X86::ST1) {
1520       // If this is a copy from an xmm register to ST(0), use an FPExtend to
1521       // change the value to the FP stack register class.
1522       if (isScalarFPTypeInSSEReg(VA.getValVT()))
1523         ValToCopy = DAG.getNode(ISD::FP_EXTEND, dl, MVT::f80, ValToCopy);
1524       RetOps.push_back(ValToCopy);
1525       // Don't emit a copytoreg.
1526       continue;
1527     }
1528
1529     // 64-bit vector (MMX) values are returned in XMM0 / XMM1 except for v1i64
1530     // which is returned in RAX / RDX.
1531     if (Subtarget->is64Bit()) {
1532       if (ValVT == MVT::x86mmx) {
1533         if (VA.getLocReg() == X86::XMM0 || VA.getLocReg() == X86::XMM1) {
1534           ValToCopy = DAG.getNode(ISD::BITCAST, dl, MVT::i64, ValToCopy);
1535           ValToCopy = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, MVT::v2i64,
1536                                   ValToCopy);
1537           // If we don't have SSE2 available, convert to v4f32 so the generated
1538           // register is legal.
1539           if (!Subtarget->hasSSE2())
1540             ValToCopy = DAG.getNode(ISD::BITCAST, dl, MVT::v4f32,ValToCopy);
1541         }
1542       }
1543     }
1544
1545     Chain = DAG.getCopyToReg(Chain, dl, VA.getLocReg(), ValToCopy, Flag);
1546     Flag = Chain.getValue(1);
1547   }
1548
1549   // The x86-64 ABI for returning structs by value requires that we copy
1550   // the sret argument into %rax for the return. We saved the argument into
1551   // a virtual register in the entry block, so now we copy the value out
1552   // and into %rax.
1553   if (Subtarget->is64Bit() &&
1554       DAG.getMachineFunction().getFunction()->hasStructRetAttr()) {
1555     MachineFunction &MF = DAG.getMachineFunction();
1556     X86MachineFunctionInfo *FuncInfo = MF.getInfo<X86MachineFunctionInfo>();
1557     unsigned Reg = FuncInfo->getSRetReturnReg();
1558     assert(Reg &&
1559            "SRetReturnReg should have been set in LowerFormalArguments().");
1560     SDValue Val = DAG.getCopyFromReg(Chain, dl, Reg, getPointerTy());
1561
1562     Chain = DAG.getCopyToReg(Chain, dl, X86::RAX, Val, Flag);
1563     Flag = Chain.getValue(1);
1564
1565     // RAX now acts like a return value.
1566     MRI.addLiveOut(X86::RAX);
1567   }
1568
1569   RetOps[0] = Chain;  // Update chain.
1570
1571   // Add the flag if we have it.
1572   if (Flag.getNode())
1573     RetOps.push_back(Flag);
1574
1575   return DAG.getNode(X86ISD::RET_FLAG, dl,
1576                      MVT::Other, &RetOps[0], RetOps.size());
1577 }
1578
1579 bool X86TargetLowering::isUsedByReturnOnly(SDNode *N) const {
1580   if (N->getNumValues() != 1)
1581     return false;
1582   if (!N->hasNUsesOfValue(1, 0))
1583     return false;
1584
1585   SDNode *Copy = *N->use_begin();
1586   if (Copy->getOpcode() != ISD::CopyToReg &&
1587       Copy->getOpcode() != ISD::FP_EXTEND)
1588     return false;
1589
1590   bool HasRet = false;
1591   for (SDNode::use_iterator UI = Copy->use_begin(), UE = Copy->use_end();
1592        UI != UE; ++UI) {
1593     if (UI->getOpcode() != X86ISD::RET_FLAG)
1594       return false;
1595     HasRet = true;
1596   }
1597
1598   return HasRet;
1599 }
1600
1601 EVT
1602 X86TargetLowering::getTypeForExtArgOrReturn(LLVMContext &Context, EVT VT,
1603                                             ISD::NodeType ExtendKind) const {
1604   MVT ReturnMVT;
1605   // TODO: Is this also valid on 32-bit?
1606   if (Subtarget->is64Bit() && VT == MVT::i1 && ExtendKind == ISD::ZERO_EXTEND)
1607     ReturnMVT = MVT::i8;
1608   else
1609     ReturnMVT = MVT::i32;
1610
1611   EVT MinVT = getRegisterType(Context, ReturnMVT);
1612   return VT.bitsLT(MinVT) ? MinVT : VT;
1613 }
1614
1615 /// LowerCallResult - Lower the result values of a call into the
1616 /// appropriate copies out of appropriate physical registers.
1617 ///
1618 SDValue
1619 X86TargetLowering::LowerCallResult(SDValue Chain, SDValue InFlag,
1620                                    CallingConv::ID CallConv, bool isVarArg,
1621                                    const SmallVectorImpl<ISD::InputArg> &Ins,
1622                                    DebugLoc dl, SelectionDAG &DAG,
1623                                    SmallVectorImpl<SDValue> &InVals) const {
1624
1625   // Assign locations to each value returned by this call.
1626   SmallVector<CCValAssign, 16> RVLocs;
1627   bool Is64Bit = Subtarget->is64Bit();
1628   CCState CCInfo(CallConv, isVarArg, DAG.getMachineFunction(),
1629                  getTargetMachine(), RVLocs, *DAG.getContext());
1630   CCInfo.AnalyzeCallResult(Ins, RetCC_X86);
1631
1632   // Copy all of the result registers out of their specified physreg.
1633   for (unsigned i = 0; i != RVLocs.size(); ++i) {
1634     CCValAssign &VA = RVLocs[i];
1635     EVT CopyVT = VA.getValVT();
1636
1637     // If this is x86-64, and we disabled SSE, we can't return FP values
1638     if ((CopyVT == MVT::f32 || CopyVT == MVT::f64) &&
1639         ((Is64Bit || Ins[i].Flags.isInReg()) && !Subtarget->hasSSE1())) {
1640       report_fatal_error("SSE register return with SSE disabled");
1641     }
1642
1643     SDValue Val;
1644
1645     // If this is a call to a function that returns an fp value on the floating
1646     // point stack, we must guarantee the the value is popped from the stack, so
1647     // a CopyFromReg is not good enough - the copy instruction may be eliminated
1648     // if the return value is not used. We use the FpPOP_RETVAL instruction
1649     // instead.
1650     if (VA.getLocReg() == X86::ST0 || VA.getLocReg() == X86::ST1) {
1651       // If we prefer to use the value in xmm registers, copy it out as f80 and
1652       // use a truncate to move it from fp stack reg to xmm reg.
1653       if (isScalarFPTypeInSSEReg(VA.getValVT())) CopyVT = MVT::f80;
1654       SDValue Ops[] = { Chain, InFlag };
1655       Chain = SDValue(DAG.getMachineNode(X86::FpPOP_RETVAL, dl, CopyVT,
1656                                          MVT::Other, MVT::Glue, Ops, 2), 1);
1657       Val = Chain.getValue(0);
1658
1659       // Round the f80 to the right size, which also moves it to the appropriate
1660       // xmm register.
1661       if (CopyVT != VA.getValVT())
1662         Val = DAG.getNode(ISD::FP_ROUND, dl, VA.getValVT(), Val,
1663                           // This truncation won't change the value.
1664                           DAG.getIntPtrConstant(1));
1665     } else {
1666       Chain = DAG.getCopyFromReg(Chain, dl, VA.getLocReg(),
1667                                  CopyVT, InFlag).getValue(1);
1668       Val = Chain.getValue(0);
1669     }
1670     InFlag = Chain.getValue(2);
1671     InVals.push_back(Val);
1672   }
1673
1674   return Chain;
1675 }
1676
1677
1678 //===----------------------------------------------------------------------===//
1679 //                C & StdCall & Fast Calling Convention implementation
1680 //===----------------------------------------------------------------------===//
1681 //  StdCall calling convention seems to be standard for many Windows' API
1682 //  routines and around. It differs from C calling convention just a little:
1683 //  callee should clean up the stack, not caller. Symbols should be also
1684 //  decorated in some fancy way :) It doesn't support any vector arguments.
1685 //  For info on fast calling convention see Fast Calling Convention (tail call)
1686 //  implementation LowerX86_32FastCCCallTo.
1687
1688 /// CallIsStructReturn - Determines whether a call uses struct return
1689 /// semantics.
1690 static bool CallIsStructReturn(const SmallVectorImpl<ISD::OutputArg> &Outs) {
1691   if (Outs.empty())
1692     return false;
1693
1694   return Outs[0].Flags.isSRet();
1695 }
1696
1697 /// ArgsAreStructReturn - Determines whether a function uses struct
1698 /// return semantics.
1699 static bool
1700 ArgsAreStructReturn(const SmallVectorImpl<ISD::InputArg> &Ins) {
1701   if (Ins.empty())
1702     return false;
1703
1704   return Ins[0].Flags.isSRet();
1705 }
1706
1707 /// CreateCopyOfByValArgument - Make a copy of an aggregate at address specified
1708 /// by "Src" to address "Dst" with size and alignment information specified by
1709 /// the specific parameter attribute. The copy will be passed as a byval
1710 /// function parameter.
1711 static SDValue
1712 CreateCopyOfByValArgument(SDValue Src, SDValue Dst, SDValue Chain,
1713                           ISD::ArgFlagsTy Flags, SelectionDAG &DAG,
1714                           DebugLoc dl) {
1715   SDValue SizeNode = DAG.getConstant(Flags.getByValSize(), MVT::i32);
1716
1717   return DAG.getMemcpy(Chain, dl, Dst, Src, SizeNode, Flags.getByValAlign(),
1718                        /*isVolatile*/false, /*AlwaysInline=*/true,
1719                        MachinePointerInfo(), MachinePointerInfo());
1720 }
1721
1722 /// IsTailCallConvention - Return true if the calling convention is one that
1723 /// supports tail call optimization.
1724 static bool IsTailCallConvention(CallingConv::ID CC) {
1725   return (CC == CallingConv::Fast || CC == CallingConv::GHC);
1726 }
1727
1728 bool X86TargetLowering::mayBeEmittedAsTailCall(CallInst *CI) const {
1729   if (!CI->isTailCall() || getTargetMachine().Options.DisableTailCalls)
1730     return false;
1731
1732   CallSite CS(CI);
1733   CallingConv::ID CalleeCC = CS.getCallingConv();
1734   if (!IsTailCallConvention(CalleeCC) && CalleeCC != CallingConv::C)
1735     return false;
1736
1737   return true;
1738 }
1739
1740 /// FuncIsMadeTailCallSafe - Return true if the function is being made into
1741 /// a tailcall target by changing its ABI.
1742 static bool FuncIsMadeTailCallSafe(CallingConv::ID CC,
1743                                    bool GuaranteedTailCallOpt) {
1744   return GuaranteedTailCallOpt && IsTailCallConvention(CC);
1745 }
1746
1747 SDValue
1748 X86TargetLowering::LowerMemArgument(SDValue Chain,
1749                                     CallingConv::ID CallConv,
1750                                     const SmallVectorImpl<ISD::InputArg> &Ins,
1751                                     DebugLoc dl, SelectionDAG &DAG,
1752                                     const CCValAssign &VA,
1753                                     MachineFrameInfo *MFI,
1754                                     unsigned i) const {
1755   // Create the nodes corresponding to a load from this parameter slot.
1756   ISD::ArgFlagsTy Flags = Ins[i].Flags;
1757   bool AlwaysUseMutable = FuncIsMadeTailCallSafe(CallConv,
1758                               getTargetMachine().Options.GuaranteedTailCallOpt);
1759   bool isImmutable = !AlwaysUseMutable && !Flags.isByVal();
1760   EVT ValVT;
1761
1762   // If value is passed by pointer we have address passed instead of the value
1763   // itself.
1764   if (VA.getLocInfo() == CCValAssign::Indirect)
1765     ValVT = VA.getLocVT();
1766   else
1767     ValVT = VA.getValVT();
1768
1769   // FIXME: For now, all byval parameter objects are marked mutable. This can be
1770   // changed with more analysis.
1771   // In case of tail call optimization mark all arguments mutable. Since they
1772   // could be overwritten by lowering of arguments in case of a tail call.
1773   if (Flags.isByVal()) {
1774     unsigned Bytes = Flags.getByValSize();
1775     if (Bytes == 0) Bytes = 1; // Don't create zero-sized stack objects.
1776     int FI = MFI->CreateFixedObject(Bytes, VA.getLocMemOffset(), isImmutable);
1777     return DAG.getFrameIndex(FI, getPointerTy());
1778   } else {
1779     int FI = MFI->CreateFixedObject(ValVT.getSizeInBits()/8,
1780                                     VA.getLocMemOffset(), isImmutable);
1781     SDValue FIN = DAG.getFrameIndex(FI, getPointerTy());
1782     return DAG.getLoad(ValVT, dl, Chain, FIN,
1783                        MachinePointerInfo::getFixedStack(FI),
1784                        false, false, false, 0);
1785   }
1786 }
1787
1788 SDValue
1789 X86TargetLowering::LowerFormalArguments(SDValue Chain,
1790                                         CallingConv::ID CallConv,
1791                                         bool isVarArg,
1792                                       const SmallVectorImpl<ISD::InputArg> &Ins,
1793                                         DebugLoc dl,
1794                                         SelectionDAG &DAG,
1795                                         SmallVectorImpl<SDValue> &InVals)
1796                                           const {
1797   MachineFunction &MF = DAG.getMachineFunction();
1798   X86MachineFunctionInfo *FuncInfo = MF.getInfo<X86MachineFunctionInfo>();
1799
1800   const Function* Fn = MF.getFunction();
1801   if (Fn->hasExternalLinkage() &&
1802       Subtarget->isTargetCygMing() &&
1803       Fn->getName() == "main")
1804     FuncInfo->setForceFramePointer(true);
1805
1806   MachineFrameInfo *MFI = MF.getFrameInfo();
1807   bool Is64Bit = Subtarget->is64Bit();
1808   bool IsWindows = Subtarget->isTargetWindows();
1809   bool IsWin64 = Subtarget->isTargetWin64();
1810
1811   assert(!(isVarArg && IsTailCallConvention(CallConv)) &&
1812          "Var args not supported with calling convention fastcc or ghc");
1813
1814   // Assign locations to all of the incoming arguments.
1815   SmallVector<CCValAssign, 16> ArgLocs;
1816   CCState CCInfo(CallConv, isVarArg, MF, getTargetMachine(),
1817                  ArgLocs, *DAG.getContext());
1818
1819   // Allocate shadow area for Win64
1820   if (IsWin64) {
1821     CCInfo.AllocateStack(32, 8);
1822   }
1823
1824   CCInfo.AnalyzeFormalArguments(Ins, CC_X86);
1825
1826   unsigned LastVal = ~0U;
1827   SDValue ArgValue;
1828   for (unsigned i = 0, e = ArgLocs.size(); i != e; ++i) {
1829     CCValAssign &VA = ArgLocs[i];
1830     // TODO: If an arg is passed in two places (e.g. reg and stack), skip later
1831     // places.
1832     assert(VA.getValNo() != LastVal &&
1833            "Don't support value assigned to multiple locs yet");
1834     (void)LastVal;
1835     LastVal = VA.getValNo();
1836
1837     if (VA.isRegLoc()) {
1838       EVT RegVT = VA.getLocVT();
1839       TargetRegisterClass *RC = NULL;
1840       if (RegVT == MVT::i32)
1841         RC = X86::GR32RegisterClass;
1842       else if (Is64Bit && RegVT == MVT::i64)
1843         RC = X86::GR64RegisterClass;
1844       else if (RegVT == MVT::f32)
1845         RC = X86::FR32RegisterClass;
1846       else if (RegVT == MVT::f64)
1847         RC = X86::FR64RegisterClass;
1848       else if (RegVT.isVector() && RegVT.getSizeInBits() == 256)
1849         RC = X86::VR256RegisterClass;
1850       else if (RegVT.isVector() && RegVT.getSizeInBits() == 128)
1851         RC = X86::VR128RegisterClass;
1852       else if (RegVT == MVT::x86mmx)
1853         RC = X86::VR64RegisterClass;
1854       else
1855         llvm_unreachable("Unknown argument type!");
1856
1857       unsigned Reg = MF.addLiveIn(VA.getLocReg(), RC);
1858       ArgValue = DAG.getCopyFromReg(Chain, dl, Reg, RegVT);
1859
1860       // If this is an 8 or 16-bit value, it is really passed promoted to 32
1861       // bits.  Insert an assert[sz]ext to capture this, then truncate to the
1862       // right size.
1863       if (VA.getLocInfo() == CCValAssign::SExt)
1864         ArgValue = DAG.getNode(ISD::AssertSext, dl, RegVT, ArgValue,
1865                                DAG.getValueType(VA.getValVT()));
1866       else if (VA.getLocInfo() == CCValAssign::ZExt)
1867         ArgValue = DAG.getNode(ISD::AssertZext, dl, RegVT, ArgValue,
1868                                DAG.getValueType(VA.getValVT()));
1869       else if (VA.getLocInfo() == CCValAssign::BCvt)
1870         ArgValue = DAG.getNode(ISD::BITCAST, dl, VA.getValVT(), ArgValue);
1871
1872       if (VA.isExtInLoc()) {
1873         // Handle MMX values passed in XMM regs.
1874         if (RegVT.isVector()) {
1875           ArgValue = DAG.getNode(X86ISD::MOVDQ2Q, dl, VA.getValVT(),
1876                                  ArgValue);
1877         } else
1878           ArgValue = DAG.getNode(ISD::TRUNCATE, dl, VA.getValVT(), ArgValue);
1879       }
1880     } else {
1881       assert(VA.isMemLoc());
1882       ArgValue = LowerMemArgument(Chain, CallConv, Ins, dl, DAG, VA, MFI, i);
1883     }
1884
1885     // If value is passed via pointer - do a load.
1886     if (VA.getLocInfo() == CCValAssign::Indirect)
1887       ArgValue = DAG.getLoad(VA.getValVT(), dl, Chain, ArgValue,
1888                              MachinePointerInfo(), false, false, false, 0);
1889
1890     InVals.push_back(ArgValue);
1891   }
1892
1893   // The x86-64 ABI for returning structs by value requires that we copy
1894   // the sret argument into %rax for the return. Save the argument into
1895   // a virtual register so that we can access it from the return points.
1896   if (Is64Bit && MF.getFunction()->hasStructRetAttr()) {
1897     X86MachineFunctionInfo *FuncInfo = MF.getInfo<X86MachineFunctionInfo>();
1898     unsigned Reg = FuncInfo->getSRetReturnReg();
1899     if (!Reg) {
1900       Reg = MF.getRegInfo().createVirtualRegister(getRegClassFor(MVT::i64));
1901       FuncInfo->setSRetReturnReg(Reg);
1902     }
1903     SDValue Copy = DAG.getCopyToReg(DAG.getEntryNode(), dl, Reg, InVals[0]);
1904     Chain = DAG.getNode(ISD::TokenFactor, dl, MVT::Other, Copy, Chain);
1905   }
1906
1907   unsigned StackSize = CCInfo.getNextStackOffset();
1908   // Align stack specially for tail calls.
1909   if (FuncIsMadeTailCallSafe(CallConv,
1910                              MF.getTarget().Options.GuaranteedTailCallOpt))
1911     StackSize = GetAlignedArgumentStackSize(StackSize, DAG);
1912
1913   // If the function takes variable number of arguments, make a frame index for
1914   // the start of the first vararg value... for expansion of llvm.va_start.
1915   if (isVarArg) {
1916     if (Is64Bit || (CallConv != CallingConv::X86_FastCall &&
1917                     CallConv != CallingConv::X86_ThisCall)) {
1918       FuncInfo->setVarArgsFrameIndex(MFI->CreateFixedObject(1, StackSize,true));
1919     }
1920     if (Is64Bit) {
1921       unsigned TotalNumIntRegs = 0, TotalNumXMMRegs = 0;
1922
1923       // FIXME: We should really autogenerate these arrays
1924       static const unsigned GPR64ArgRegsWin64[] = {
1925         X86::RCX, X86::RDX, X86::R8,  X86::R9
1926       };
1927       static const unsigned GPR64ArgRegs64Bit[] = {
1928         X86::RDI, X86::RSI, X86::RDX, X86::RCX, X86::R8, X86::R9
1929       };
1930       static const unsigned XMMArgRegs64Bit[] = {
1931         X86::XMM0, X86::XMM1, X86::XMM2, X86::XMM3,
1932         X86::XMM4, X86::XMM5, X86::XMM6, X86::XMM7
1933       };
1934       const unsigned *GPR64ArgRegs;
1935       unsigned NumXMMRegs = 0;
1936
1937       if (IsWin64) {
1938         // The XMM registers which might contain var arg parameters are shadowed
1939         // in their paired GPR.  So we only need to save the GPR to their home
1940         // slots.
1941         TotalNumIntRegs = 4;
1942         GPR64ArgRegs = GPR64ArgRegsWin64;
1943       } else {
1944         TotalNumIntRegs = 6; TotalNumXMMRegs = 8;
1945         GPR64ArgRegs = GPR64ArgRegs64Bit;
1946
1947         NumXMMRegs = CCInfo.getFirstUnallocated(XMMArgRegs64Bit,
1948                                                 TotalNumXMMRegs);
1949       }
1950       unsigned NumIntRegs = CCInfo.getFirstUnallocated(GPR64ArgRegs,
1951                                                        TotalNumIntRegs);
1952
1953       bool NoImplicitFloatOps = Fn->hasFnAttr(Attribute::NoImplicitFloat);
1954       assert(!(NumXMMRegs && !Subtarget->hasSSE1()) &&
1955              "SSE register cannot be used when SSE is disabled!");
1956       assert(!(NumXMMRegs && MF.getTarget().Options.UseSoftFloat &&
1957                NoImplicitFloatOps) &&
1958              "SSE register cannot be used when SSE is disabled!");
1959       if (MF.getTarget().Options.UseSoftFloat || NoImplicitFloatOps ||
1960           !Subtarget->hasSSE1())
1961         // Kernel mode asks for SSE to be disabled, so don't push them
1962         // on the stack.
1963         TotalNumXMMRegs = 0;
1964
1965       if (IsWin64) {
1966         const TargetFrameLowering &TFI = *getTargetMachine().getFrameLowering();
1967         // Get to the caller-allocated home save location.  Add 8 to account
1968         // for the return address.
1969         int HomeOffset = TFI.getOffsetOfLocalArea() + 8;
1970         FuncInfo->setRegSaveFrameIndex(
1971           MFI->CreateFixedObject(1, NumIntRegs * 8 + HomeOffset, false));
1972         // Fixup to set vararg frame on shadow area (4 x i64).
1973         if (NumIntRegs < 4)
1974           FuncInfo->setVarArgsFrameIndex(FuncInfo->getRegSaveFrameIndex());
1975       } else {
1976         // For X86-64, if there are vararg parameters that are passed via
1977         // registers, then we must store them to their spots on the stack so
1978         // they may be loaded by deferencing the result of va_next.
1979         FuncInfo->setVarArgsGPOffset(NumIntRegs * 8);
1980         FuncInfo->setVarArgsFPOffset(TotalNumIntRegs * 8 + NumXMMRegs * 16);
1981         FuncInfo->setRegSaveFrameIndex(
1982           MFI->CreateStackObject(TotalNumIntRegs * 8 + TotalNumXMMRegs * 16, 16,
1983                                false));
1984       }
1985
1986       // Store the integer parameter registers.
1987       SmallVector<SDValue, 8> MemOps;
1988       SDValue RSFIN = DAG.getFrameIndex(FuncInfo->getRegSaveFrameIndex(),
1989                                         getPointerTy());
1990       unsigned Offset = FuncInfo->getVarArgsGPOffset();
1991       for (; NumIntRegs != TotalNumIntRegs; ++NumIntRegs) {
1992         SDValue FIN = DAG.getNode(ISD::ADD, dl, getPointerTy(), RSFIN,
1993                                   DAG.getIntPtrConstant(Offset));
1994         unsigned VReg = MF.addLiveIn(GPR64ArgRegs[NumIntRegs],
1995                                      X86::GR64RegisterClass);
1996         SDValue Val = DAG.getCopyFromReg(Chain, dl, VReg, MVT::i64);
1997         SDValue Store =
1998           DAG.getStore(Val.getValue(1), dl, Val, FIN,
1999                        MachinePointerInfo::getFixedStack(
2000                          FuncInfo->getRegSaveFrameIndex(), Offset),
2001                        false, false, 0);
2002         MemOps.push_back(Store);
2003         Offset += 8;
2004       }
2005
2006       if (TotalNumXMMRegs != 0 && NumXMMRegs != TotalNumXMMRegs) {
2007         // Now store the XMM (fp + vector) parameter registers.
2008         SmallVector<SDValue, 11> SaveXMMOps;
2009         SaveXMMOps.push_back(Chain);
2010
2011         unsigned AL = MF.addLiveIn(X86::AL, X86::GR8RegisterClass);
2012         SDValue ALVal = DAG.getCopyFromReg(DAG.getEntryNode(), dl, AL, MVT::i8);
2013         SaveXMMOps.push_back(ALVal);
2014
2015         SaveXMMOps.push_back(DAG.getIntPtrConstant(
2016                                FuncInfo->getRegSaveFrameIndex()));
2017         SaveXMMOps.push_back(DAG.getIntPtrConstant(
2018                                FuncInfo->getVarArgsFPOffset()));
2019
2020         for (; NumXMMRegs != TotalNumXMMRegs; ++NumXMMRegs) {
2021           unsigned VReg = MF.addLiveIn(XMMArgRegs64Bit[NumXMMRegs],
2022                                        X86::VR128RegisterClass);
2023           SDValue Val = DAG.getCopyFromReg(Chain, dl, VReg, MVT::v4f32);
2024           SaveXMMOps.push_back(Val);
2025         }
2026         MemOps.push_back(DAG.getNode(X86ISD::VASTART_SAVE_XMM_REGS, dl,
2027                                      MVT::Other,
2028                                      &SaveXMMOps[0], SaveXMMOps.size()));
2029       }
2030
2031       if (!MemOps.empty())
2032         Chain = DAG.getNode(ISD::TokenFactor, dl, MVT::Other,
2033                             &MemOps[0], MemOps.size());
2034     }
2035   }
2036
2037   // Some CCs need callee pop.
2038   if (X86::isCalleePop(CallConv, Is64Bit, isVarArg,
2039                        MF.getTarget().Options.GuaranteedTailCallOpt)) {
2040     FuncInfo->setBytesToPopOnReturn(StackSize); // Callee pops everything.
2041   } else {
2042     FuncInfo->setBytesToPopOnReturn(0); // Callee pops nothing.
2043     // If this is an sret function, the return should pop the hidden pointer.
2044     if (!Is64Bit && !IsTailCallConvention(CallConv) && !IsWindows &&
2045         ArgsAreStructReturn(Ins))
2046       FuncInfo->setBytesToPopOnReturn(4);
2047   }
2048
2049   if (!Is64Bit) {
2050     // RegSaveFrameIndex is X86-64 only.
2051     FuncInfo->setRegSaveFrameIndex(0xAAAAAAA);
2052     if (CallConv == CallingConv::X86_FastCall ||
2053         CallConv == CallingConv::X86_ThisCall)
2054       // fastcc functions can't have varargs.
2055       FuncInfo->setVarArgsFrameIndex(0xAAAAAAA);
2056   }
2057
2058   FuncInfo->setArgumentStackSize(StackSize);
2059
2060   return Chain;
2061 }
2062
2063 SDValue
2064 X86TargetLowering::LowerMemOpCallTo(SDValue Chain,
2065                                     SDValue StackPtr, SDValue Arg,
2066                                     DebugLoc dl, SelectionDAG &DAG,
2067                                     const CCValAssign &VA,
2068                                     ISD::ArgFlagsTy Flags) const {
2069   unsigned LocMemOffset = VA.getLocMemOffset();
2070   SDValue PtrOff = DAG.getIntPtrConstant(LocMemOffset);
2071   PtrOff = DAG.getNode(ISD::ADD, dl, getPointerTy(), StackPtr, PtrOff);
2072   if (Flags.isByVal())
2073     return CreateCopyOfByValArgument(Arg, PtrOff, Chain, Flags, DAG, dl);
2074
2075   return DAG.getStore(Chain, dl, Arg, PtrOff,
2076                       MachinePointerInfo::getStack(LocMemOffset),
2077                       false, false, 0);
2078 }
2079
2080 /// EmitTailCallLoadRetAddr - Emit a load of return address if tail call
2081 /// optimization is performed and it is required.
2082 SDValue
2083 X86TargetLowering::EmitTailCallLoadRetAddr(SelectionDAG &DAG,
2084                                            SDValue &OutRetAddr, SDValue Chain,
2085                                            bool IsTailCall, bool Is64Bit,
2086                                            int FPDiff, DebugLoc dl) const {
2087   // Adjust the Return address stack slot.
2088   EVT VT = getPointerTy();
2089   OutRetAddr = getReturnAddressFrameIndex(DAG);
2090
2091   // Load the "old" Return address.
2092   OutRetAddr = DAG.getLoad(VT, dl, Chain, OutRetAddr, MachinePointerInfo(),
2093                            false, false, false, 0);
2094   return SDValue(OutRetAddr.getNode(), 1);
2095 }
2096
2097 /// EmitTailCallStoreRetAddr - Emit a store of the return address if tail call
2098 /// optimization is performed and it is required (FPDiff!=0).
2099 static SDValue
2100 EmitTailCallStoreRetAddr(SelectionDAG & DAG, MachineFunction &MF,
2101                          SDValue Chain, SDValue RetAddrFrIdx,
2102                          bool Is64Bit, int FPDiff, DebugLoc dl) {
2103   // Store the return address to the appropriate stack slot.
2104   if (!FPDiff) return Chain;
2105   // Calculate the new stack slot for the return address.
2106   int SlotSize = Is64Bit ? 8 : 4;
2107   int NewReturnAddrFI =
2108     MF.getFrameInfo()->CreateFixedObject(SlotSize, FPDiff-SlotSize, false);
2109   EVT VT = Is64Bit ? MVT::i64 : MVT::i32;
2110   SDValue NewRetAddrFrIdx = DAG.getFrameIndex(NewReturnAddrFI, VT);
2111   Chain = DAG.getStore(Chain, dl, RetAddrFrIdx, NewRetAddrFrIdx,
2112                        MachinePointerInfo::getFixedStack(NewReturnAddrFI),
2113                        false, false, 0);
2114   return Chain;
2115 }
2116
2117 SDValue
2118 X86TargetLowering::LowerCall(SDValue Chain, SDValue Callee,
2119                              CallingConv::ID CallConv, bool isVarArg,
2120                              bool &isTailCall,
2121                              const SmallVectorImpl<ISD::OutputArg> &Outs,
2122                              const SmallVectorImpl<SDValue> &OutVals,
2123                              const SmallVectorImpl<ISD::InputArg> &Ins,
2124                              DebugLoc dl, SelectionDAG &DAG,
2125                              SmallVectorImpl<SDValue> &InVals) const {
2126   MachineFunction &MF = DAG.getMachineFunction();
2127   bool Is64Bit        = Subtarget->is64Bit();
2128   bool IsWin64        = Subtarget->isTargetWin64();
2129   bool IsWindows      = Subtarget->isTargetWindows();
2130   bool IsStructRet    = CallIsStructReturn(Outs);
2131   bool IsSibcall      = false;
2132
2133   if (MF.getTarget().Options.DisableTailCalls)
2134     isTailCall = false;
2135
2136   if (isTailCall) {
2137     // Check if it's really possible to do a tail call.
2138     isTailCall = IsEligibleForTailCallOptimization(Callee, CallConv,
2139                     isVarArg, IsStructRet, MF.getFunction()->hasStructRetAttr(),
2140                                                    Outs, OutVals, Ins, DAG);
2141
2142     // Sibcalls are automatically detected tailcalls which do not require
2143     // ABI changes.
2144     if (!MF.getTarget().Options.GuaranteedTailCallOpt && isTailCall)
2145       IsSibcall = true;
2146
2147     if (isTailCall)
2148       ++NumTailCalls;
2149   }
2150
2151   assert(!(isVarArg && IsTailCallConvention(CallConv)) &&
2152          "Var args not supported with calling convention fastcc or ghc");
2153
2154   // Analyze operands of the call, assigning locations to each operand.
2155   SmallVector<CCValAssign, 16> ArgLocs;
2156   CCState CCInfo(CallConv, isVarArg, MF, getTargetMachine(),
2157                  ArgLocs, *DAG.getContext());
2158
2159   // Allocate shadow area for Win64
2160   if (IsWin64) {
2161     CCInfo.AllocateStack(32, 8);
2162   }
2163
2164   CCInfo.AnalyzeCallOperands(Outs, CC_X86);
2165
2166   // Get a count of how many bytes are to be pushed on the stack.
2167   unsigned NumBytes = CCInfo.getNextStackOffset();
2168   if (IsSibcall)
2169     // This is a sibcall. The memory operands are available in caller's
2170     // own caller's stack.
2171     NumBytes = 0;
2172   else if (getTargetMachine().Options.GuaranteedTailCallOpt &&
2173            IsTailCallConvention(CallConv))
2174     NumBytes = GetAlignedArgumentStackSize(NumBytes, DAG);
2175
2176   int FPDiff = 0;
2177   if (isTailCall && !IsSibcall) {
2178     // Lower arguments at fp - stackoffset + fpdiff.
2179     unsigned NumBytesCallerPushed =
2180       MF.getInfo<X86MachineFunctionInfo>()->getBytesToPopOnReturn();
2181     FPDiff = NumBytesCallerPushed - NumBytes;
2182
2183     // Set the delta of movement of the returnaddr stackslot.
2184     // But only set if delta is greater than previous delta.
2185     if (FPDiff < (MF.getInfo<X86MachineFunctionInfo>()->getTCReturnAddrDelta()))
2186       MF.getInfo<X86MachineFunctionInfo>()->setTCReturnAddrDelta(FPDiff);
2187   }
2188
2189   if (!IsSibcall)
2190     Chain = DAG.getCALLSEQ_START(Chain, DAG.getIntPtrConstant(NumBytes, true));
2191
2192   SDValue RetAddrFrIdx;
2193   // Load return address for tail calls.
2194   if (isTailCall && FPDiff)
2195     Chain = EmitTailCallLoadRetAddr(DAG, RetAddrFrIdx, Chain, isTailCall,
2196                                     Is64Bit, FPDiff, dl);
2197
2198   SmallVector<std::pair<unsigned, SDValue>, 8> RegsToPass;
2199   SmallVector<SDValue, 8> MemOpChains;
2200   SDValue StackPtr;
2201
2202   // Walk the register/memloc assignments, inserting copies/loads.  In the case
2203   // of tail call optimization arguments are handle later.
2204   for (unsigned i = 0, e = ArgLocs.size(); i != e; ++i) {
2205     CCValAssign &VA = ArgLocs[i];
2206     EVT RegVT = VA.getLocVT();
2207     SDValue Arg = OutVals[i];
2208     ISD::ArgFlagsTy Flags = Outs[i].Flags;
2209     bool isByVal = Flags.isByVal();
2210
2211     // Promote the value if needed.
2212     switch (VA.getLocInfo()) {
2213     default: llvm_unreachable("Unknown loc info!");
2214     case CCValAssign::Full: break;
2215     case CCValAssign::SExt:
2216       Arg = DAG.getNode(ISD::SIGN_EXTEND, dl, RegVT, Arg);
2217       break;
2218     case CCValAssign::ZExt:
2219       Arg = DAG.getNode(ISD::ZERO_EXTEND, dl, RegVT, Arg);
2220       break;
2221     case CCValAssign::AExt:
2222       if (RegVT.isVector() && RegVT.getSizeInBits() == 128) {
2223         // Special case: passing MMX values in XMM registers.
2224         Arg = DAG.getNode(ISD::BITCAST, dl, MVT::i64, Arg);
2225         Arg = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, MVT::v2i64, Arg);
2226         Arg = getMOVL(DAG, dl, MVT::v2i64, DAG.getUNDEF(MVT::v2i64), Arg);
2227       } else
2228         Arg = DAG.getNode(ISD::ANY_EXTEND, dl, RegVT, Arg);
2229       break;
2230     case CCValAssign::BCvt:
2231       Arg = DAG.getNode(ISD::BITCAST, dl, RegVT, Arg);
2232       break;
2233     case CCValAssign::Indirect: {
2234       // Store the argument.
2235       SDValue SpillSlot = DAG.CreateStackTemporary(VA.getValVT());
2236       int FI = cast<FrameIndexSDNode>(SpillSlot)->getIndex();
2237       Chain = DAG.getStore(Chain, dl, Arg, SpillSlot,
2238                            MachinePointerInfo::getFixedStack(FI),
2239                            false, false, 0);
2240       Arg = SpillSlot;
2241       break;
2242     }
2243     }
2244
2245     if (VA.isRegLoc()) {
2246       RegsToPass.push_back(std::make_pair(VA.getLocReg(), Arg));
2247       if (isVarArg && IsWin64) {
2248         // Win64 ABI requires argument XMM reg to be copied to the corresponding
2249         // shadow reg if callee is a varargs function.
2250         unsigned ShadowReg = 0;
2251         switch (VA.getLocReg()) {
2252         case X86::XMM0: ShadowReg = X86::RCX; break;
2253         case X86::XMM1: ShadowReg = X86::RDX; break;
2254         case X86::XMM2: ShadowReg = X86::R8; break;
2255         case X86::XMM3: ShadowReg = X86::R9; break;
2256         }
2257         if (ShadowReg)
2258           RegsToPass.push_back(std::make_pair(ShadowReg, Arg));
2259       }
2260     } else if (!IsSibcall && (!isTailCall || isByVal)) {
2261       assert(VA.isMemLoc());
2262       if (StackPtr.getNode() == 0)
2263         StackPtr = DAG.getCopyFromReg(Chain, dl, X86StackPtr, getPointerTy());
2264       MemOpChains.push_back(LowerMemOpCallTo(Chain, StackPtr, Arg,
2265                                              dl, DAG, VA, Flags));
2266     }
2267   }
2268
2269   if (!MemOpChains.empty())
2270     Chain = DAG.getNode(ISD::TokenFactor, dl, MVT::Other,
2271                         &MemOpChains[0], MemOpChains.size());
2272
2273   // Build a sequence of copy-to-reg nodes chained together with token chain
2274   // and flag operands which copy the outgoing args into registers.
2275   SDValue InFlag;
2276   // Tail call byval lowering might overwrite argument registers so in case of
2277   // tail call optimization the copies to registers are lowered later.
2278   if (!isTailCall)
2279     for (unsigned i = 0, e = RegsToPass.size(); i != e; ++i) {
2280       Chain = DAG.getCopyToReg(Chain, dl, RegsToPass[i].first,
2281                                RegsToPass[i].second, InFlag);
2282       InFlag = Chain.getValue(1);
2283     }
2284
2285   if (Subtarget->isPICStyleGOT()) {
2286     // ELF / PIC requires GOT in the EBX register before function calls via PLT
2287     // GOT pointer.
2288     if (!isTailCall) {
2289       Chain = DAG.getCopyToReg(Chain, dl, X86::EBX,
2290                                DAG.getNode(X86ISD::GlobalBaseReg,
2291                                            DebugLoc(), getPointerTy()),
2292                                InFlag);
2293       InFlag = Chain.getValue(1);
2294     } else {
2295       // If we are tail calling and generating PIC/GOT style code load the
2296       // address of the callee into ECX. The value in ecx is used as target of
2297       // the tail jump. This is done to circumvent the ebx/callee-saved problem
2298       // for tail calls on PIC/GOT architectures. Normally we would just put the
2299       // address of GOT into ebx and then call target@PLT. But for tail calls
2300       // ebx would be restored (since ebx is callee saved) before jumping to the
2301       // target@PLT.
2302
2303       // Note: The actual moving to ECX is done further down.
2304       GlobalAddressSDNode *G = dyn_cast<GlobalAddressSDNode>(Callee);
2305       if (G && !G->getGlobal()->hasHiddenVisibility() &&
2306           !G->getGlobal()->hasProtectedVisibility())
2307         Callee = LowerGlobalAddress(Callee, DAG);
2308       else if (isa<ExternalSymbolSDNode>(Callee))
2309         Callee = LowerExternalSymbol(Callee, DAG);
2310     }
2311   }
2312
2313   if (Is64Bit && isVarArg && !IsWin64) {
2314     // From AMD64 ABI document:
2315     // For calls that may call functions that use varargs or stdargs
2316     // (prototype-less calls or calls to functions containing ellipsis (...) in
2317     // the declaration) %al is used as hidden argument to specify the number
2318     // of SSE registers used. The contents of %al do not need to match exactly
2319     // the number of registers, but must be an ubound on the number of SSE
2320     // registers used and is in the range 0 - 8 inclusive.
2321
2322     // Count the number of XMM registers allocated.
2323     static const unsigned XMMArgRegs[] = {
2324       X86::XMM0, X86::XMM1, X86::XMM2, X86::XMM3,
2325       X86::XMM4, X86::XMM5, X86::XMM6, X86::XMM7
2326     };
2327     unsigned NumXMMRegs = CCInfo.getFirstUnallocated(XMMArgRegs, 8);
2328     assert((Subtarget->hasSSE1() || !NumXMMRegs)
2329            && "SSE registers cannot be used when SSE is disabled");
2330
2331     Chain = DAG.getCopyToReg(Chain, dl, X86::AL,
2332                              DAG.getConstant(NumXMMRegs, MVT::i8), InFlag);
2333     InFlag = Chain.getValue(1);
2334   }
2335
2336
2337   // For tail calls lower the arguments to the 'real' stack slot.
2338   if (isTailCall) {
2339     // Force all the incoming stack arguments to be loaded from the stack
2340     // before any new outgoing arguments are stored to the stack, because the
2341     // outgoing stack slots may alias the incoming argument stack slots, and
2342     // the alias isn't otherwise explicit. This is slightly more conservative
2343     // than necessary, because it means that each store effectively depends
2344     // on every argument instead of just those arguments it would clobber.
2345     SDValue ArgChain = DAG.getStackArgumentTokenFactor(Chain);
2346
2347     SmallVector<SDValue, 8> MemOpChains2;
2348     SDValue FIN;
2349     int FI = 0;
2350     // Do not flag preceding copytoreg stuff together with the following stuff.
2351     InFlag = SDValue();
2352     if (getTargetMachine().Options.GuaranteedTailCallOpt) {
2353       for (unsigned i = 0, e = ArgLocs.size(); i != e; ++i) {
2354         CCValAssign &VA = ArgLocs[i];
2355         if (VA.isRegLoc())
2356           continue;
2357         assert(VA.isMemLoc());
2358         SDValue Arg = OutVals[i];
2359         ISD::ArgFlagsTy Flags = Outs[i].Flags;
2360         // Create frame index.
2361         int32_t Offset = VA.getLocMemOffset()+FPDiff;
2362         uint32_t OpSize = (VA.getLocVT().getSizeInBits()+7)/8;
2363         FI = MF.getFrameInfo()->CreateFixedObject(OpSize, Offset, true);
2364         FIN = DAG.getFrameIndex(FI, getPointerTy());
2365
2366         if (Flags.isByVal()) {
2367           // Copy relative to framepointer.
2368           SDValue Source = DAG.getIntPtrConstant(VA.getLocMemOffset());
2369           if (StackPtr.getNode() == 0)
2370             StackPtr = DAG.getCopyFromReg(Chain, dl, X86StackPtr,
2371                                           getPointerTy());
2372           Source = DAG.getNode(ISD::ADD, dl, getPointerTy(), StackPtr, Source);
2373
2374           MemOpChains2.push_back(CreateCopyOfByValArgument(Source, FIN,
2375                                                            ArgChain,
2376                                                            Flags, DAG, dl));
2377         } else {
2378           // Store relative to framepointer.
2379           MemOpChains2.push_back(
2380             DAG.getStore(ArgChain, dl, Arg, FIN,
2381                          MachinePointerInfo::getFixedStack(FI),
2382                          false, false, 0));
2383         }
2384       }
2385     }
2386
2387     if (!MemOpChains2.empty())
2388       Chain = DAG.getNode(ISD::TokenFactor, dl, MVT::Other,
2389                           &MemOpChains2[0], MemOpChains2.size());
2390
2391     // Copy arguments to their registers.
2392     for (unsigned i = 0, e = RegsToPass.size(); i != e; ++i) {
2393       Chain = DAG.getCopyToReg(Chain, dl, RegsToPass[i].first,
2394                                RegsToPass[i].second, InFlag);
2395       InFlag = Chain.getValue(1);
2396     }
2397     InFlag =SDValue();
2398
2399     // Store the return address to the appropriate stack slot.
2400     Chain = EmitTailCallStoreRetAddr(DAG, MF, Chain, RetAddrFrIdx, Is64Bit,
2401                                      FPDiff, dl);
2402   }
2403
2404   if (getTargetMachine().getCodeModel() == CodeModel::Large) {
2405     assert(Is64Bit && "Large code model is only legal in 64-bit mode.");
2406     // In the 64-bit large code model, we have to make all calls
2407     // through a register, since the call instruction's 32-bit
2408     // pc-relative offset may not be large enough to hold the whole
2409     // address.
2410   } else if (GlobalAddressSDNode *G = dyn_cast<GlobalAddressSDNode>(Callee)) {
2411     // If the callee is a GlobalAddress node (quite common, every direct call
2412     // is) turn it into a TargetGlobalAddress node so that legalize doesn't hack
2413     // it.
2414
2415     // We should use extra load for direct calls to dllimported functions in
2416     // non-JIT mode.
2417     const GlobalValue *GV = G->getGlobal();
2418     if (!GV->hasDLLImportLinkage()) {
2419       unsigned char OpFlags = 0;
2420       bool ExtraLoad = false;
2421       unsigned WrapperKind = ISD::DELETED_NODE;
2422
2423       // On ELF targets, in both X86-64 and X86-32 mode, direct calls to
2424       // external symbols most go through the PLT in PIC mode.  If the symbol
2425       // has hidden or protected visibility, or if it is static or local, then
2426       // we don't need to use the PLT - we can directly call it.
2427       if (Subtarget->isTargetELF() &&
2428           getTargetMachine().getRelocationModel() == Reloc::PIC_ &&
2429           GV->hasDefaultVisibility() && !GV->hasLocalLinkage()) {
2430         OpFlags = X86II::MO_PLT;
2431       } else if (Subtarget->isPICStyleStubAny() &&
2432                  (GV->isDeclaration() || GV->isWeakForLinker()) &&
2433                  (!Subtarget->getTargetTriple().isMacOSX() ||
2434                   Subtarget->getTargetTriple().isMacOSXVersionLT(10, 5))) {
2435         // PC-relative references to external symbols should go through $stub,
2436         // unless we're building with the leopard linker or later, which
2437         // automatically synthesizes these stubs.
2438         OpFlags = X86II::MO_DARWIN_STUB;
2439       } else if (Subtarget->isPICStyleRIPRel() &&
2440                  isa<Function>(GV) &&
2441                  cast<Function>(GV)->hasFnAttr(Attribute::NonLazyBind)) {
2442         // If the function is marked as non-lazy, generate an indirect call
2443         // which loads from the GOT directly. This avoids runtime overhead
2444         // at the cost of eager binding (and one extra byte of encoding).
2445         OpFlags = X86II::MO_GOTPCREL;
2446         WrapperKind = X86ISD::WrapperRIP;
2447         ExtraLoad = true;
2448       }
2449
2450       Callee = DAG.getTargetGlobalAddress(GV, dl, getPointerTy(),
2451                                           G->getOffset(), OpFlags);
2452
2453       // Add a wrapper if needed.
2454       if (WrapperKind != ISD::DELETED_NODE)
2455         Callee = DAG.getNode(X86ISD::WrapperRIP, dl, getPointerTy(), Callee);
2456       // Add extra indirection if needed.
2457       if (ExtraLoad)
2458         Callee = DAG.getLoad(getPointerTy(), dl, DAG.getEntryNode(), Callee,
2459                              MachinePointerInfo::getGOT(),
2460                              false, false, false, 0);
2461     }
2462   } else if (ExternalSymbolSDNode *S = dyn_cast<ExternalSymbolSDNode>(Callee)) {
2463     unsigned char OpFlags = 0;
2464
2465     // On ELF targets, in either X86-64 or X86-32 mode, direct calls to
2466     // external symbols should go through the PLT.
2467     if (Subtarget->isTargetELF() &&
2468         getTargetMachine().getRelocationModel() == Reloc::PIC_) {
2469       OpFlags = X86II::MO_PLT;
2470     } else if (Subtarget->isPICStyleStubAny() &&
2471                (!Subtarget->getTargetTriple().isMacOSX() ||
2472                 Subtarget->getTargetTriple().isMacOSXVersionLT(10, 5))) {
2473       // PC-relative references to external symbols should go through $stub,
2474       // unless we're building with the leopard linker or later, which
2475       // automatically synthesizes these stubs.
2476       OpFlags = X86II::MO_DARWIN_STUB;
2477     }
2478
2479     Callee = DAG.getTargetExternalSymbol(S->getSymbol(), getPointerTy(),
2480                                          OpFlags);
2481   }
2482
2483   // Returns a chain & a flag for retval copy to use.
2484   SDVTList NodeTys = DAG.getVTList(MVT::Other, MVT::Glue);
2485   SmallVector<SDValue, 8> Ops;
2486
2487   if (!IsSibcall && isTailCall) {
2488     Chain = DAG.getCALLSEQ_END(Chain, DAG.getIntPtrConstant(NumBytes, true),
2489                            DAG.getIntPtrConstant(0, true), InFlag);
2490     InFlag = Chain.getValue(1);
2491   }
2492
2493   Ops.push_back(Chain);
2494   Ops.push_back(Callee);
2495
2496   if (isTailCall)
2497     Ops.push_back(DAG.getConstant(FPDiff, MVT::i32));
2498
2499   // Add argument registers to the end of the list so that they are known live
2500   // into the call.
2501   for (unsigned i = 0, e = RegsToPass.size(); i != e; ++i)
2502     Ops.push_back(DAG.getRegister(RegsToPass[i].first,
2503                                   RegsToPass[i].second.getValueType()));
2504
2505   // Add an implicit use GOT pointer in EBX.
2506   if (!isTailCall && Subtarget->isPICStyleGOT())
2507     Ops.push_back(DAG.getRegister(X86::EBX, getPointerTy()));
2508
2509   // Add an implicit use of AL for non-Windows x86 64-bit vararg functions.
2510   if (Is64Bit && isVarArg && !IsWin64)
2511     Ops.push_back(DAG.getRegister(X86::AL, MVT::i8));
2512
2513   // Experimental: Add a register mask operand representing the call-preserved
2514   // registers.
2515   if (UseRegMask) {
2516     const TargetRegisterInfo *TRI = getTargetMachine().getRegisterInfo();
2517     if (const uint32_t *Mask = TRI->getCallPreservedMask(CallConv))
2518       Ops.push_back(DAG.getRegisterMask(Mask));
2519   }
2520
2521   if (InFlag.getNode())
2522     Ops.push_back(InFlag);
2523
2524   if (isTailCall) {
2525     // We used to do:
2526     //// If this is the first return lowered for this function, add the regs
2527     //// to the liveout set for the function.
2528     // This isn't right, although it's probably harmless on x86; liveouts
2529     // should be computed from returns not tail calls.  Consider a void
2530     // function making a tail call to a function returning int.
2531     return DAG.getNode(X86ISD::TC_RETURN, dl,
2532                        NodeTys, &Ops[0], Ops.size());
2533   }
2534
2535   Chain = DAG.getNode(X86ISD::CALL, dl, NodeTys, &Ops[0], Ops.size());
2536   InFlag = Chain.getValue(1);
2537
2538   // Create the CALLSEQ_END node.
2539   unsigned NumBytesForCalleeToPush;
2540   if (X86::isCalleePop(CallConv, Is64Bit, isVarArg,
2541                        getTargetMachine().Options.GuaranteedTailCallOpt))
2542     NumBytesForCalleeToPush = NumBytes;    // Callee pops everything
2543   else if (!Is64Bit && !IsTailCallConvention(CallConv) && !IsWindows &&
2544            IsStructRet)
2545     // If this is a call to a struct-return function, the callee
2546     // pops the hidden struct pointer, so we have to push it back.
2547     // This is common for Darwin/X86, Linux & Mingw32 targets.
2548     // For MSVC Win32 targets, the caller pops the hidden struct pointer.
2549     NumBytesForCalleeToPush = 4;
2550   else
2551     NumBytesForCalleeToPush = 0;  // Callee pops nothing.
2552
2553   // Returns a flag for retval copy to use.
2554   if (!IsSibcall) {
2555     Chain = DAG.getCALLSEQ_END(Chain,
2556                                DAG.getIntPtrConstant(NumBytes, true),
2557                                DAG.getIntPtrConstant(NumBytesForCalleeToPush,
2558                                                      true),
2559                                InFlag);
2560     InFlag = Chain.getValue(1);
2561   }
2562
2563   // Handle result values, copying them out of physregs into vregs that we
2564   // return.
2565   return LowerCallResult(Chain, InFlag, CallConv, isVarArg,
2566                          Ins, dl, DAG, InVals);
2567 }
2568
2569
2570 //===----------------------------------------------------------------------===//
2571 //                Fast Calling Convention (tail call) implementation
2572 //===----------------------------------------------------------------------===//
2573
2574 //  Like std call, callee cleans arguments, convention except that ECX is
2575 //  reserved for storing the tail called function address. Only 2 registers are
2576 //  free for argument passing (inreg). Tail call optimization is performed
2577 //  provided:
2578 //                * tailcallopt is enabled
2579 //                * caller/callee are fastcc
2580 //  On X86_64 architecture with GOT-style position independent code only local
2581 //  (within module) calls are supported at the moment.
2582 //  To keep the stack aligned according to platform abi the function
2583 //  GetAlignedArgumentStackSize ensures that argument delta is always multiples
2584 //  of stack alignment. (Dynamic linkers need this - darwin's dyld for example)
2585 //  If a tail called function callee has more arguments than the caller the
2586 //  caller needs to make sure that there is room to move the RETADDR to. This is
2587 //  achieved by reserving an area the size of the argument delta right after the
2588 //  original REtADDR, but before the saved framepointer or the spilled registers
2589 //  e.g. caller(arg1, arg2) calls callee(arg1, arg2,arg3,arg4)
2590 //  stack layout:
2591 //    arg1
2592 //    arg2
2593 //    RETADDR
2594 //    [ new RETADDR
2595 //      move area ]
2596 //    (possible EBP)
2597 //    ESI
2598 //    EDI
2599 //    local1 ..
2600
2601 /// GetAlignedArgumentStackSize - Make the stack size align e.g 16n + 12 aligned
2602 /// for a 16 byte align requirement.
2603 unsigned
2604 X86TargetLowering::GetAlignedArgumentStackSize(unsigned StackSize,
2605                                                SelectionDAG& DAG) const {
2606   MachineFunction &MF = DAG.getMachineFunction();
2607   const TargetMachine &TM = MF.getTarget();
2608   const TargetFrameLowering &TFI = *TM.getFrameLowering();
2609   unsigned StackAlignment = TFI.getStackAlignment();
2610   uint64_t AlignMask = StackAlignment - 1;
2611   int64_t Offset = StackSize;
2612   uint64_t SlotSize = TD->getPointerSize();
2613   if ( (Offset & AlignMask) <= (StackAlignment - SlotSize) ) {
2614     // Number smaller than 12 so just add the difference.
2615     Offset += ((StackAlignment - SlotSize) - (Offset & AlignMask));
2616   } else {
2617     // Mask out lower bits, add stackalignment once plus the 12 bytes.
2618     Offset = ((~AlignMask) & Offset) + StackAlignment +
2619       (StackAlignment-SlotSize);
2620   }
2621   return Offset;
2622 }
2623
2624 /// MatchingStackOffset - Return true if the given stack call argument is
2625 /// already available in the same position (relatively) of the caller's
2626 /// incoming argument stack.
2627 static
2628 bool MatchingStackOffset(SDValue Arg, unsigned Offset, ISD::ArgFlagsTy Flags,
2629                          MachineFrameInfo *MFI, const MachineRegisterInfo *MRI,
2630                          const X86InstrInfo *TII) {
2631   unsigned Bytes = Arg.getValueType().getSizeInBits() / 8;
2632   int FI = INT_MAX;
2633   if (Arg.getOpcode() == ISD::CopyFromReg) {
2634     unsigned VR = cast<RegisterSDNode>(Arg.getOperand(1))->getReg();
2635     if (!TargetRegisterInfo::isVirtualRegister(VR))
2636       return false;
2637     MachineInstr *Def = MRI->getVRegDef(VR);
2638     if (!Def)
2639       return false;
2640     if (!Flags.isByVal()) {
2641       if (!TII->isLoadFromStackSlot(Def, FI))
2642         return false;
2643     } else {
2644       unsigned Opcode = Def->getOpcode();
2645       if ((Opcode == X86::LEA32r || Opcode == X86::LEA64r) &&
2646           Def->getOperand(1).isFI()) {
2647         FI = Def->getOperand(1).getIndex();
2648         Bytes = Flags.getByValSize();
2649       } else
2650         return false;
2651     }
2652   } else if (LoadSDNode *Ld = dyn_cast<LoadSDNode>(Arg)) {
2653     if (Flags.isByVal())
2654       // ByVal argument is passed in as a pointer but it's now being
2655       // dereferenced. e.g.
2656       // define @foo(%struct.X* %A) {
2657       //   tail call @bar(%struct.X* byval %A)
2658       // }
2659       return false;
2660     SDValue Ptr = Ld->getBasePtr();
2661     FrameIndexSDNode *FINode = dyn_cast<FrameIndexSDNode>(Ptr);
2662     if (!FINode)
2663       return false;
2664     FI = FINode->getIndex();
2665   } else if (Arg.getOpcode() == ISD::FrameIndex && Flags.isByVal()) {
2666     FrameIndexSDNode *FINode = cast<FrameIndexSDNode>(Arg);
2667     FI = FINode->getIndex();
2668     Bytes = Flags.getByValSize();
2669   } else
2670     return false;
2671
2672   assert(FI != INT_MAX);
2673   if (!MFI->isFixedObjectIndex(FI))
2674     return false;
2675   return Offset == MFI->getObjectOffset(FI) && Bytes == MFI->getObjectSize(FI);
2676 }
2677
2678 /// IsEligibleForTailCallOptimization - Check whether the call is eligible
2679 /// for tail call optimization. Targets which want to do tail call
2680 /// optimization should implement this function.
2681 bool
2682 X86TargetLowering::IsEligibleForTailCallOptimization(SDValue Callee,
2683                                                      CallingConv::ID CalleeCC,
2684                                                      bool isVarArg,
2685                                                      bool isCalleeStructRet,
2686                                                      bool isCallerStructRet,
2687                                     const SmallVectorImpl<ISD::OutputArg> &Outs,
2688                                     const SmallVectorImpl<SDValue> &OutVals,
2689                                     const SmallVectorImpl<ISD::InputArg> &Ins,
2690                                                      SelectionDAG& DAG) const {
2691   if (!IsTailCallConvention(CalleeCC) &&
2692       CalleeCC != CallingConv::C)
2693     return false;
2694
2695   // If -tailcallopt is specified, make fastcc functions tail-callable.
2696   const MachineFunction &MF = DAG.getMachineFunction();
2697   const Function *CallerF = DAG.getMachineFunction().getFunction();
2698   CallingConv::ID CallerCC = CallerF->getCallingConv();
2699   bool CCMatch = CallerCC == CalleeCC;
2700
2701   if (getTargetMachine().Options.GuaranteedTailCallOpt) {
2702     if (IsTailCallConvention(CalleeCC) && CCMatch)
2703       return true;
2704     return false;
2705   }
2706
2707   // Look for obvious safe cases to perform tail call optimization that do not
2708   // require ABI changes. This is what gcc calls sibcall.
2709
2710   // Can't do sibcall if stack needs to be dynamically re-aligned. PEI needs to
2711   // emit a special epilogue.
2712   if (RegInfo->needsStackRealignment(MF))
2713     return false;
2714
2715   // Also avoid sibcall optimization if either caller or callee uses struct
2716   // return semantics.
2717   if (isCalleeStructRet || isCallerStructRet)
2718     return false;
2719
2720   // An stdcall caller is expected to clean up its arguments; the callee
2721   // isn't going to do that.
2722   if (!CCMatch && CallerCC==CallingConv::X86_StdCall)
2723     return false;
2724
2725   // Do not sibcall optimize vararg calls unless all arguments are passed via
2726   // registers.
2727   if (isVarArg && !Outs.empty()) {
2728
2729     // Optimizing for varargs on Win64 is unlikely to be safe without
2730     // additional testing.
2731     if (Subtarget->isTargetWin64())
2732       return false;
2733
2734     SmallVector<CCValAssign, 16> ArgLocs;
2735     CCState CCInfo(CalleeCC, isVarArg, DAG.getMachineFunction(),
2736                    getTargetMachine(), ArgLocs, *DAG.getContext());
2737
2738     CCInfo.AnalyzeCallOperands(Outs, CC_X86);
2739     for (unsigned i = 0, e = ArgLocs.size(); i != e; ++i)
2740       if (!ArgLocs[i].isRegLoc())
2741         return false;
2742   }
2743
2744   // If the call result is in ST0 / ST1, it needs to be popped off the x87
2745   // stack.  Therefore, if it's not used by the call it is not safe to optimize
2746   // this into a sibcall.
2747   bool Unused = false;
2748   for (unsigned i = 0, e = Ins.size(); i != e; ++i) {
2749     if (!Ins[i].Used) {
2750       Unused = true;
2751       break;
2752     }
2753   }
2754   if (Unused) {
2755     SmallVector<CCValAssign, 16> RVLocs;
2756     CCState CCInfo(CalleeCC, false, DAG.getMachineFunction(),
2757                    getTargetMachine(), RVLocs, *DAG.getContext());
2758     CCInfo.AnalyzeCallResult(Ins, RetCC_X86);
2759     for (unsigned i = 0, e = RVLocs.size(); i != e; ++i) {
2760       CCValAssign &VA = RVLocs[i];
2761       if (VA.getLocReg() == X86::ST0 || VA.getLocReg() == X86::ST1)
2762         return false;
2763     }
2764   }
2765
2766   // If the calling conventions do not match, then we'd better make sure the
2767   // results are returned in the same way as what the caller expects.
2768   if (!CCMatch) {
2769     SmallVector<CCValAssign, 16> RVLocs1;
2770     CCState CCInfo1(CalleeCC, false, DAG.getMachineFunction(),
2771                     getTargetMachine(), RVLocs1, *DAG.getContext());
2772     CCInfo1.AnalyzeCallResult(Ins, RetCC_X86);
2773
2774     SmallVector<CCValAssign, 16> RVLocs2;
2775     CCState CCInfo2(CallerCC, false, DAG.getMachineFunction(),
2776                     getTargetMachine(), RVLocs2, *DAG.getContext());
2777     CCInfo2.AnalyzeCallResult(Ins, RetCC_X86);
2778
2779     if (RVLocs1.size() != RVLocs2.size())
2780       return false;
2781     for (unsigned i = 0, e = RVLocs1.size(); i != e; ++i) {
2782       if (RVLocs1[i].isRegLoc() != RVLocs2[i].isRegLoc())
2783         return false;
2784       if (RVLocs1[i].getLocInfo() != RVLocs2[i].getLocInfo())
2785         return false;
2786       if (RVLocs1[i].isRegLoc()) {
2787         if (RVLocs1[i].getLocReg() != RVLocs2[i].getLocReg())
2788           return false;
2789       } else {
2790         if (RVLocs1[i].getLocMemOffset() != RVLocs2[i].getLocMemOffset())
2791           return false;
2792       }
2793     }
2794   }
2795
2796   // If the callee takes no arguments then go on to check the results of the
2797   // call.
2798   if (!Outs.empty()) {
2799     // Check if stack adjustment is needed. For now, do not do this if any
2800     // argument is passed on the stack.
2801     SmallVector<CCValAssign, 16> ArgLocs;
2802     CCState CCInfo(CalleeCC, isVarArg, DAG.getMachineFunction(),
2803                    getTargetMachine(), ArgLocs, *DAG.getContext());
2804
2805     // Allocate shadow area for Win64
2806     if (Subtarget->isTargetWin64()) {
2807       CCInfo.AllocateStack(32, 8);
2808     }
2809
2810     CCInfo.AnalyzeCallOperands(Outs, CC_X86);
2811     if (CCInfo.getNextStackOffset()) {
2812       MachineFunction &MF = DAG.getMachineFunction();
2813       if (MF.getInfo<X86MachineFunctionInfo>()->getBytesToPopOnReturn())
2814         return false;
2815
2816       // Check if the arguments are already laid out in the right way as
2817       // the caller's fixed stack objects.
2818       MachineFrameInfo *MFI = MF.getFrameInfo();
2819       const MachineRegisterInfo *MRI = &MF.getRegInfo();
2820       const X86InstrInfo *TII =
2821         ((X86TargetMachine&)getTargetMachine()).getInstrInfo();
2822       for (unsigned i = 0, e = ArgLocs.size(); i != e; ++i) {
2823         CCValAssign &VA = ArgLocs[i];
2824         SDValue Arg = OutVals[i];
2825         ISD::ArgFlagsTy Flags = Outs[i].Flags;
2826         if (VA.getLocInfo() == CCValAssign::Indirect)
2827           return false;
2828         if (!VA.isRegLoc()) {
2829           if (!MatchingStackOffset(Arg, VA.getLocMemOffset(), Flags,
2830                                    MFI, MRI, TII))
2831             return false;
2832         }
2833       }
2834     }
2835
2836     // If the tailcall address may be in a register, then make sure it's
2837     // possible to register allocate for it. In 32-bit, the call address can
2838     // only target EAX, EDX, or ECX since the tail call must be scheduled after
2839     // callee-saved registers are restored. These happen to be the same
2840     // registers used to pass 'inreg' arguments so watch out for those.
2841     if (!Subtarget->is64Bit() &&
2842         !isa<GlobalAddressSDNode>(Callee) &&
2843         !isa<ExternalSymbolSDNode>(Callee)) {
2844       unsigned NumInRegs = 0;
2845       for (unsigned i = 0, e = ArgLocs.size(); i != e; ++i) {
2846         CCValAssign &VA = ArgLocs[i];
2847         if (!VA.isRegLoc())
2848           continue;
2849         unsigned Reg = VA.getLocReg();
2850         switch (Reg) {
2851         default: break;
2852         case X86::EAX: case X86::EDX: case X86::ECX:
2853           if (++NumInRegs == 3)
2854             return false;
2855           break;
2856         }
2857       }
2858     }
2859   }
2860
2861   return true;
2862 }
2863
2864 FastISel *
2865 X86TargetLowering::createFastISel(FunctionLoweringInfo &funcInfo) const {
2866   return X86::createFastISel(funcInfo);
2867 }
2868
2869
2870 //===----------------------------------------------------------------------===//
2871 //                           Other Lowering Hooks
2872 //===----------------------------------------------------------------------===//
2873
2874 static bool MayFoldLoad(SDValue Op) {
2875   return Op.hasOneUse() && ISD::isNormalLoad(Op.getNode());
2876 }
2877
2878 static bool MayFoldIntoStore(SDValue Op) {
2879   return Op.hasOneUse() && ISD::isNormalStore(*Op.getNode()->use_begin());
2880 }
2881
2882 static bool isTargetShuffle(unsigned Opcode) {
2883   switch(Opcode) {
2884   default: return false;
2885   case X86ISD::PSHUFD:
2886   case X86ISD::PSHUFHW:
2887   case X86ISD::PSHUFLW:
2888   case X86ISD::SHUFP:
2889   case X86ISD::PALIGN:
2890   case X86ISD::MOVLHPS:
2891   case X86ISD::MOVLHPD:
2892   case X86ISD::MOVHLPS:
2893   case X86ISD::MOVLPS:
2894   case X86ISD::MOVLPD:
2895   case X86ISD::MOVSHDUP:
2896   case X86ISD::MOVSLDUP:
2897   case X86ISD::MOVDDUP:
2898   case X86ISD::MOVSS:
2899   case X86ISD::MOVSD:
2900   case X86ISD::UNPCKL:
2901   case X86ISD::UNPCKH:
2902   case X86ISD::VPERMILP:
2903   case X86ISD::VPERM2X128:
2904     return true;
2905   }
2906 }
2907
2908 static SDValue getTargetShuffleNode(unsigned Opc, DebugLoc dl, EVT VT,
2909                                                SDValue V1, SelectionDAG &DAG) {
2910   switch(Opc) {
2911   default: llvm_unreachable("Unknown x86 shuffle node");
2912   case X86ISD::MOVSHDUP:
2913   case X86ISD::MOVSLDUP:
2914   case X86ISD::MOVDDUP:
2915     return DAG.getNode(Opc, dl, VT, V1);
2916   }
2917 }
2918
2919 static SDValue getTargetShuffleNode(unsigned Opc, DebugLoc dl, EVT VT,
2920                           SDValue V1, unsigned TargetMask, SelectionDAG &DAG) {
2921   switch(Opc) {
2922   default: llvm_unreachable("Unknown x86 shuffle node");
2923   case X86ISD::PSHUFD:
2924   case X86ISD::PSHUFHW:
2925   case X86ISD::PSHUFLW:
2926   case X86ISD::VPERMILP:
2927     return DAG.getNode(Opc, dl, VT, V1, DAG.getConstant(TargetMask, MVT::i8));
2928   }
2929 }
2930
2931 static SDValue getTargetShuffleNode(unsigned Opc, DebugLoc dl, EVT VT,
2932                SDValue V1, SDValue V2, unsigned TargetMask, SelectionDAG &DAG) {
2933   switch(Opc) {
2934   default: llvm_unreachable("Unknown x86 shuffle node");
2935   case X86ISD::PALIGN:
2936   case X86ISD::SHUFP:
2937   case X86ISD::VPERM2X128:
2938     return DAG.getNode(Opc, dl, VT, V1, V2,
2939                        DAG.getConstant(TargetMask, MVT::i8));
2940   }
2941 }
2942
2943 static SDValue getTargetShuffleNode(unsigned Opc, DebugLoc dl, EVT VT,
2944                                     SDValue V1, SDValue V2, SelectionDAG &DAG) {
2945   switch(Opc) {
2946   default: llvm_unreachable("Unknown x86 shuffle node");
2947   case X86ISD::MOVLHPS:
2948   case X86ISD::MOVLHPD:
2949   case X86ISD::MOVHLPS:
2950   case X86ISD::MOVLPS:
2951   case X86ISD::MOVLPD:
2952   case X86ISD::MOVSS:
2953   case X86ISD::MOVSD:
2954   case X86ISD::UNPCKL:
2955   case X86ISD::UNPCKH:
2956     return DAG.getNode(Opc, dl, VT, V1, V2);
2957   }
2958 }
2959
2960 SDValue X86TargetLowering::getReturnAddressFrameIndex(SelectionDAG &DAG) const {
2961   MachineFunction &MF = DAG.getMachineFunction();
2962   X86MachineFunctionInfo *FuncInfo = MF.getInfo<X86MachineFunctionInfo>();
2963   int ReturnAddrIndex = FuncInfo->getRAIndex();
2964
2965   if (ReturnAddrIndex == 0) {
2966     // Set up a frame object for the return address.
2967     uint64_t SlotSize = TD->getPointerSize();
2968     ReturnAddrIndex = MF.getFrameInfo()->CreateFixedObject(SlotSize, -SlotSize,
2969                                                            false);
2970     FuncInfo->setRAIndex(ReturnAddrIndex);
2971   }
2972
2973   return DAG.getFrameIndex(ReturnAddrIndex, getPointerTy());
2974 }
2975
2976
2977 bool X86::isOffsetSuitableForCodeModel(int64_t Offset, CodeModel::Model M,
2978                                        bool hasSymbolicDisplacement) {
2979   // Offset should fit into 32 bit immediate field.
2980   if (!isInt<32>(Offset))
2981     return false;
2982
2983   // If we don't have a symbolic displacement - we don't have any extra
2984   // restrictions.
2985   if (!hasSymbolicDisplacement)
2986     return true;
2987
2988   // FIXME: Some tweaks might be needed for medium code model.
2989   if (M != CodeModel::Small && M != CodeModel::Kernel)
2990     return false;
2991
2992   // For small code model we assume that latest object is 16MB before end of 31
2993   // bits boundary. We may also accept pretty large negative constants knowing
2994   // that all objects are in the positive half of address space.
2995   if (M == CodeModel::Small && Offset < 16*1024*1024)
2996     return true;
2997
2998   // For kernel code model we know that all object resist in the negative half
2999   // of 32bits address space. We may not accept negative offsets, since they may
3000   // be just off and we may accept pretty large positive ones.
3001   if (M == CodeModel::Kernel && Offset > 0)
3002     return true;
3003
3004   return false;
3005 }
3006
3007 /// isCalleePop - Determines whether the callee is required to pop its
3008 /// own arguments. Callee pop is necessary to support tail calls.
3009 bool X86::isCalleePop(CallingConv::ID CallingConv,
3010                       bool is64Bit, bool IsVarArg, bool TailCallOpt) {
3011   if (IsVarArg)
3012     return false;
3013
3014   switch (CallingConv) {
3015   default:
3016     return false;
3017   case CallingConv::X86_StdCall:
3018     return !is64Bit;
3019   case CallingConv::X86_FastCall:
3020     return !is64Bit;
3021   case CallingConv::X86_ThisCall:
3022     return !is64Bit;
3023   case CallingConv::Fast:
3024     return TailCallOpt;
3025   case CallingConv::GHC:
3026     return TailCallOpt;
3027   }
3028 }
3029
3030 /// TranslateX86CC - do a one to one translation of a ISD::CondCode to the X86
3031 /// specific condition code, returning the condition code and the LHS/RHS of the
3032 /// comparison to make.
3033 static unsigned TranslateX86CC(ISD::CondCode SetCCOpcode, bool isFP,
3034                                SDValue &LHS, SDValue &RHS, SelectionDAG &DAG) {
3035   if (!isFP) {
3036     if (ConstantSDNode *RHSC = dyn_cast<ConstantSDNode>(RHS)) {
3037       if (SetCCOpcode == ISD::SETGT && RHSC->isAllOnesValue()) {
3038         // X > -1   -> X == 0, jump !sign.
3039         RHS = DAG.getConstant(0, RHS.getValueType());
3040         return X86::COND_NS;
3041       } else if (SetCCOpcode == ISD::SETLT && RHSC->isNullValue()) {
3042         // X < 0   -> X == 0, jump on sign.
3043         return X86::COND_S;
3044       } else if (SetCCOpcode == ISD::SETLT && RHSC->getZExtValue() == 1) {
3045         // X < 1   -> X <= 0
3046         RHS = DAG.getConstant(0, RHS.getValueType());
3047         return X86::COND_LE;
3048       }
3049     }
3050
3051     switch (SetCCOpcode) {
3052     default: llvm_unreachable("Invalid integer condition!");
3053     case ISD::SETEQ:  return X86::COND_E;
3054     case ISD::SETGT:  return X86::COND_G;
3055     case ISD::SETGE:  return X86::COND_GE;
3056     case ISD::SETLT:  return X86::COND_L;
3057     case ISD::SETLE:  return X86::COND_LE;
3058     case ISD::SETNE:  return X86::COND_NE;
3059     case ISD::SETULT: return X86::COND_B;
3060     case ISD::SETUGT: return X86::COND_A;
3061     case ISD::SETULE: return X86::COND_BE;
3062     case ISD::SETUGE: return X86::COND_AE;
3063     }
3064   }
3065
3066   // First determine if it is required or is profitable to flip the operands.
3067
3068   // If LHS is a foldable load, but RHS is not, flip the condition.
3069   if (ISD::isNON_EXTLoad(LHS.getNode()) &&
3070       !ISD::isNON_EXTLoad(RHS.getNode())) {
3071     SetCCOpcode = getSetCCSwappedOperands(SetCCOpcode);
3072     std::swap(LHS, RHS);
3073   }
3074
3075   switch (SetCCOpcode) {
3076   default: break;
3077   case ISD::SETOLT:
3078   case ISD::SETOLE:
3079   case ISD::SETUGT:
3080   case ISD::SETUGE:
3081     std::swap(LHS, RHS);
3082     break;
3083   }
3084
3085   // On a floating point condition, the flags are set as follows:
3086   // ZF  PF  CF   op
3087   //  0 | 0 | 0 | X > Y
3088   //  0 | 0 | 1 | X < Y
3089   //  1 | 0 | 0 | X == Y
3090   //  1 | 1 | 1 | unordered
3091   switch (SetCCOpcode) {
3092   default: llvm_unreachable("Condcode should be pre-legalized away");
3093   case ISD::SETUEQ:
3094   case ISD::SETEQ:   return X86::COND_E;
3095   case ISD::SETOLT:              // flipped
3096   case ISD::SETOGT:
3097   case ISD::SETGT:   return X86::COND_A;
3098   case ISD::SETOLE:              // flipped
3099   case ISD::SETOGE:
3100   case ISD::SETGE:   return X86::COND_AE;
3101   case ISD::SETUGT:              // flipped
3102   case ISD::SETULT:
3103   case ISD::SETLT:   return X86::COND_B;
3104   case ISD::SETUGE:              // flipped
3105   case ISD::SETULE:
3106   case ISD::SETLE:   return X86::COND_BE;
3107   case ISD::SETONE:
3108   case ISD::SETNE:   return X86::COND_NE;
3109   case ISD::SETUO:   return X86::COND_P;
3110   case ISD::SETO:    return X86::COND_NP;
3111   case ISD::SETOEQ:
3112   case ISD::SETUNE:  return X86::COND_INVALID;
3113   }
3114 }
3115
3116 /// hasFPCMov - is there a floating point cmov for the specific X86 condition
3117 /// code. Current x86 isa includes the following FP cmov instructions:
3118 /// fcmovb, fcomvbe, fcomve, fcmovu, fcmovae, fcmova, fcmovne, fcmovnu.
3119 static bool hasFPCMov(unsigned X86CC) {
3120   switch (X86CC) {
3121   default:
3122     return false;
3123   case X86::COND_B:
3124   case X86::COND_BE:
3125   case X86::COND_E:
3126   case X86::COND_P:
3127   case X86::COND_A:
3128   case X86::COND_AE:
3129   case X86::COND_NE:
3130   case X86::COND_NP:
3131     return true;
3132   }
3133 }
3134
3135 /// isFPImmLegal - Returns true if the target can instruction select the
3136 /// specified FP immediate natively. If false, the legalizer will
3137 /// materialize the FP immediate as a load from a constant pool.
3138 bool X86TargetLowering::isFPImmLegal(const APFloat &Imm, EVT VT) const {
3139   for (unsigned i = 0, e = LegalFPImmediates.size(); i != e; ++i) {
3140     if (Imm.bitwiseIsEqual(LegalFPImmediates[i]))
3141       return true;
3142   }
3143   return false;
3144 }
3145
3146 /// isUndefOrInRange - Return true if Val is undef or if its value falls within
3147 /// the specified range (L, H].
3148 static bool isUndefOrInRange(int Val, int Low, int Hi) {
3149   return (Val < 0) || (Val >= Low && Val < Hi);
3150 }
3151
3152 /// isUndefOrEqual - Val is either less than zero (undef) or equal to the
3153 /// specified value.
3154 static bool isUndefOrEqual(int Val, int CmpVal) {
3155   if (Val < 0 || Val == CmpVal)
3156     return true;
3157   return false;
3158 }
3159
3160 /// isSequentialOrUndefInRange - Return true if every element in Mask, begining
3161 /// from position Pos and ending in Pos+Size, falls within the specified
3162 /// sequential range (L, L+Pos]. or is undef.
3163 static bool isSequentialOrUndefInRange(ArrayRef<int> Mask,
3164                                        int Pos, int Size, int Low) {
3165   for (int i = Pos, e = Pos+Size; i != e; ++i, ++Low)
3166     if (!isUndefOrEqual(Mask[i], Low))
3167       return false;
3168   return true;
3169 }
3170
3171 /// isPSHUFDMask - Return true if the node specifies a shuffle of elements that
3172 /// is suitable for input to PSHUFD or PSHUFW.  That is, it doesn't reference
3173 /// the second operand.
3174 static bool isPSHUFDMask(ArrayRef<int> Mask, EVT VT) {
3175   if (VT == MVT::v4f32 || VT == MVT::v4i32 )
3176     return (Mask[0] < 4 && Mask[1] < 4 && Mask[2] < 4 && Mask[3] < 4);
3177   if (VT == MVT::v2f64 || VT == MVT::v2i64)
3178     return (Mask[0] < 2 && Mask[1] < 2);
3179   return false;
3180 }
3181
3182 bool X86::isPSHUFDMask(ShuffleVectorSDNode *N) {
3183   return ::isPSHUFDMask(N->getMask(), N->getValueType(0));
3184 }
3185
3186 /// isPSHUFHWMask - Return true if the node specifies a shuffle of elements that
3187 /// is suitable for input to PSHUFHW.
3188 static bool isPSHUFHWMask(ArrayRef<int> Mask, EVT VT) {
3189   if (VT != MVT::v8i16)
3190     return false;
3191
3192   // Lower quadword copied in order or undef.
3193   if (!isSequentialOrUndefInRange(Mask, 0, 4, 0))
3194     return false;
3195
3196   // Upper quadword shuffled.
3197   for (unsigned i = 4; i != 8; ++i)
3198     if (Mask[i] >= 0 && (Mask[i] < 4 || Mask[i] > 7))
3199       return false;
3200
3201   return true;
3202 }
3203
3204 bool X86::isPSHUFHWMask(ShuffleVectorSDNode *N) {
3205   return ::isPSHUFHWMask(N->getMask(), N->getValueType(0));
3206 }
3207
3208 /// isPSHUFLWMask - Return true if the node specifies a shuffle of elements that
3209 /// is suitable for input to PSHUFLW.
3210 static bool isPSHUFLWMask(ArrayRef<int> Mask, EVT VT) {
3211   if (VT != MVT::v8i16)
3212     return false;
3213
3214   // Upper quadword copied in order.
3215   if (!isSequentialOrUndefInRange(Mask, 4, 4, 4))
3216     return false;
3217
3218   // Lower quadword shuffled.
3219   for (unsigned i = 0; i != 4; ++i)
3220     if (Mask[i] >= 4)
3221       return false;
3222
3223   return true;
3224 }
3225
3226 bool X86::isPSHUFLWMask(ShuffleVectorSDNode *N) {
3227   return ::isPSHUFLWMask(N->getMask(), N->getValueType(0));
3228 }
3229
3230 /// isPALIGNRMask - Return true if the node specifies a shuffle of elements that
3231 /// is suitable for input to PALIGNR.
3232 static bool isPALIGNRMask(ArrayRef<int> Mask, EVT VT,
3233                           const X86Subtarget *Subtarget) {
3234   if ((VT.getSizeInBits() == 128 && !Subtarget->hasSSSE3()) ||
3235       (VT.getSizeInBits() == 256 && !Subtarget->hasAVX2()))
3236     return false;
3237
3238   unsigned NumElts = VT.getVectorNumElements();
3239   unsigned NumLanes = VT.getSizeInBits()/128;
3240   unsigned NumLaneElts = NumElts/NumLanes;
3241
3242   // Do not handle 64-bit element shuffles with palignr.
3243   if (NumLaneElts == 2)
3244     return false;
3245
3246   for (unsigned l = 0; l != NumElts; l+=NumLaneElts) {
3247     unsigned i;
3248     for (i = 0; i != NumLaneElts; ++i) {
3249       if (Mask[i+l] >= 0)
3250         break;
3251     }
3252
3253     // Lane is all undef, go to next lane
3254     if (i == NumLaneElts)
3255       continue;
3256
3257     int Start = Mask[i+l];
3258
3259     // Make sure its in this lane in one of the sources
3260     if (!isUndefOrInRange(Start, l, l+NumLaneElts) &&
3261         !isUndefOrInRange(Start, l+NumElts, l+NumElts+NumLaneElts))
3262       return false;
3263
3264     // If not lane 0, then we must match lane 0
3265     if (l != 0 && Mask[i] >= 0 && !isUndefOrEqual(Start, Mask[i]+l))
3266       return false;
3267
3268     // Correct second source to be contiguous with first source
3269     if (Start >= (int)NumElts)
3270       Start -= NumElts - NumLaneElts;
3271
3272     // Make sure we're shifting in the right direction.
3273     if (Start <= (int)(i+l))
3274       return false;
3275
3276     Start -= i;
3277
3278     // Check the rest of the elements to see if they are consecutive.
3279     for (++i; i != NumLaneElts; ++i) {
3280       int Idx = Mask[i+l];
3281
3282       // Make sure its in this lane
3283       if (!isUndefOrInRange(Idx, l, l+NumLaneElts) &&
3284           !isUndefOrInRange(Idx, l+NumElts, l+NumElts+NumLaneElts))
3285         return false;
3286
3287       // If not lane 0, then we must match lane 0
3288       if (l != 0 && Mask[i] >= 0 && !isUndefOrEqual(Idx, Mask[i]+l))
3289         return false;
3290
3291       if (Idx >= (int)NumElts)
3292         Idx -= NumElts - NumLaneElts;
3293
3294       if (!isUndefOrEqual(Idx, Start+i))
3295         return false;
3296
3297     }
3298   }
3299
3300   return true;
3301 }
3302
3303 /// CommuteVectorShuffleMask - Change values in a shuffle permute mask assuming
3304 /// the two vector operands have swapped position.
3305 static void CommuteVectorShuffleMask(SmallVectorImpl<int> &Mask,
3306                                      unsigned NumElems) {
3307   for (unsigned i = 0; i != NumElems; ++i) {
3308     int idx = Mask[i];
3309     if (idx < 0)
3310       continue;
3311     else if (idx < (int)NumElems)
3312       Mask[i] = idx + NumElems;
3313     else
3314       Mask[i] = idx - NumElems;
3315   }
3316 }
3317
3318 /// isSHUFPMask - Return true if the specified VECTOR_SHUFFLE operand
3319 /// specifies a shuffle of elements that is suitable for input to 128/256-bit
3320 /// SHUFPS and SHUFPD. If Commuted is true, then it checks for sources to be
3321 /// reverse of what x86 shuffles want.
3322 static bool isSHUFPMask(ArrayRef<int> Mask, EVT VT, bool HasAVX,
3323                         bool Commuted = false) {
3324   if (!HasAVX && VT.getSizeInBits() == 256)
3325     return false;
3326
3327   unsigned NumElems = VT.getVectorNumElements();
3328   unsigned NumLanes = VT.getSizeInBits()/128;
3329   unsigned NumLaneElems = NumElems/NumLanes;
3330
3331   if (NumLaneElems != 2 && NumLaneElems != 4)
3332     return false;
3333
3334   // VSHUFPSY divides the resulting vector into 4 chunks.
3335   // The sources are also splitted into 4 chunks, and each destination
3336   // chunk must come from a different source chunk.
3337   //
3338   //  SRC1 =>   X7    X6    X5    X4    X3    X2    X1    X0
3339   //  SRC2 =>   Y7    Y6    Y5    Y4    Y3    Y2    Y1    Y9
3340   //
3341   //  DST  =>  Y7..Y4,   Y7..Y4,   X7..X4,   X7..X4,
3342   //           Y3..Y0,   Y3..Y0,   X3..X0,   X3..X0
3343   //
3344   // VSHUFPDY divides the resulting vector into 4 chunks.
3345   // The sources are also splitted into 4 chunks, and each destination
3346   // chunk must come from a different source chunk.
3347   //
3348   //  SRC1 =>      X3       X2       X1       X0
3349   //  SRC2 =>      Y3       Y2       Y1       Y0
3350   //
3351   //  DST  =>  Y3..Y2,  X3..X2,  Y1..Y0,  X1..X0
3352   //
3353   unsigned HalfLaneElems = NumLaneElems/2;
3354   for (unsigned l = 0; l != NumElems; l += NumLaneElems) {
3355     for (unsigned i = 0; i != NumLaneElems; ++i) {
3356       int Idx = Mask[i+l];
3357       unsigned RngStart = l + ((Commuted == (i<HalfLaneElems)) ? NumElems : 0);
3358       if (!isUndefOrInRange(Idx, RngStart, RngStart+NumLaneElems))
3359         return false;
3360       // For VSHUFPSY, the mask of the second half must be the same as the
3361       // first but with the appropriate offsets. This works in the same way as
3362       // VPERMILPS works with masks.
3363       if (NumElems != 8 || l == 0 || Mask[i] < 0)
3364         continue;
3365       if (!isUndefOrEqual(Idx, Mask[i]+l))
3366         return false;
3367     }
3368   }
3369
3370   return true;
3371 }
3372
3373 bool X86::isSHUFPMask(ShuffleVectorSDNode *N, bool HasAVX) {
3374   return ::isSHUFPMask(N->getMask(), N->getValueType(0), HasAVX);
3375 }
3376
3377 /// isMOVHLPSMask - Return true if the specified VECTOR_SHUFFLE operand
3378 /// specifies a shuffle of elements that is suitable for input to MOVHLPS.
3379 bool X86::isMOVHLPSMask(ShuffleVectorSDNode *N) {
3380   EVT VT = N->getValueType(0);
3381   unsigned NumElems = VT.getVectorNumElements();
3382
3383   if (VT.getSizeInBits() != 128)
3384     return false;
3385
3386   if (NumElems != 4)
3387     return false;
3388
3389   // Expect bit0 == 6, bit1 == 7, bit2 == 2, bit3 == 3
3390   return isUndefOrEqual(N->getMaskElt(0), 6) &&
3391          isUndefOrEqual(N->getMaskElt(1), 7) &&
3392          isUndefOrEqual(N->getMaskElt(2), 2) &&
3393          isUndefOrEqual(N->getMaskElt(3), 3);
3394 }
3395
3396 /// isMOVHLPS_v_undef_Mask - Special case of isMOVHLPSMask for canonical form
3397 /// of vector_shuffle v, v, <2, 3, 2, 3>, i.e. vector_shuffle v, undef,
3398 /// <2, 3, 2, 3>
3399 bool X86::isMOVHLPS_v_undef_Mask(ShuffleVectorSDNode *N) {
3400   EVT VT = N->getValueType(0);
3401   unsigned NumElems = VT.getVectorNumElements();
3402
3403   if (VT.getSizeInBits() != 128)
3404     return false;
3405
3406   if (NumElems != 4)
3407     return false;
3408
3409   return isUndefOrEqual(N->getMaskElt(0), 2) &&
3410          isUndefOrEqual(N->getMaskElt(1), 3) &&
3411          isUndefOrEqual(N->getMaskElt(2), 2) &&
3412          isUndefOrEqual(N->getMaskElt(3), 3);
3413 }
3414
3415 /// isMOVLPMask - Return true if the specified VECTOR_SHUFFLE operand
3416 /// specifies a shuffle of elements that is suitable for input to MOVLP{S|D}.
3417 bool X86::isMOVLPMask(ShuffleVectorSDNode *N) {
3418   EVT VT = N->getValueType(0);
3419
3420   if (VT.getSizeInBits() != 128)
3421     return false;
3422
3423   unsigned NumElems = N->getValueType(0).getVectorNumElements();
3424
3425   if (NumElems != 2 && NumElems != 4)
3426     return false;
3427
3428   for (unsigned i = 0; i < NumElems/2; ++i)
3429     if (!isUndefOrEqual(N->getMaskElt(i), i + NumElems))
3430       return false;
3431
3432   for (unsigned i = NumElems/2; i < NumElems; ++i)
3433     if (!isUndefOrEqual(N->getMaskElt(i), i))
3434       return false;
3435
3436   return true;
3437 }
3438
3439 /// isMOVLHPSMask - Return true if the specified VECTOR_SHUFFLE operand
3440 /// specifies a shuffle of elements that is suitable for input to MOVLHPS.
3441 bool X86::isMOVLHPSMask(ShuffleVectorSDNode *N) {
3442   unsigned NumElems = N->getValueType(0).getVectorNumElements();
3443
3444   if ((NumElems != 2 && NumElems != 4)
3445       || N->getValueType(0).getSizeInBits() > 128)
3446     return false;
3447
3448   for (unsigned i = 0; i < NumElems/2; ++i)
3449     if (!isUndefOrEqual(N->getMaskElt(i), i))
3450       return false;
3451
3452   for (unsigned i = 0; i < NumElems/2; ++i)
3453     if (!isUndefOrEqual(N->getMaskElt(i + NumElems/2), i + NumElems))
3454       return false;
3455
3456   return true;
3457 }
3458
3459 /// isUNPCKLMask - Return true if the specified VECTOR_SHUFFLE operand
3460 /// specifies a shuffle of elements that is suitable for input to UNPCKL.
3461 static bool isUNPCKLMask(ArrayRef<int> Mask, EVT VT,
3462                          bool HasAVX2, bool V2IsSplat = false) {
3463   unsigned NumElts = VT.getVectorNumElements();
3464
3465   assert((VT.is128BitVector() || VT.is256BitVector()) &&
3466          "Unsupported vector type for unpckh");
3467
3468   if (VT.getSizeInBits() == 256 && NumElts != 4 && NumElts != 8 &&
3469       (!HasAVX2 || (NumElts != 16 && NumElts != 32)))
3470     return false;
3471
3472   // Handle 128 and 256-bit vector lengths. AVX defines UNPCK* to operate
3473   // independently on 128-bit lanes.
3474   unsigned NumLanes = VT.getSizeInBits()/128;
3475   unsigned NumLaneElts = NumElts/NumLanes;
3476
3477   for (unsigned l = 0; l != NumLanes; ++l) {
3478     for (unsigned i = l*NumLaneElts, j = l*NumLaneElts;
3479          i != (l+1)*NumLaneElts;
3480          i += 2, ++j) {
3481       int BitI  = Mask[i];
3482       int BitI1 = Mask[i+1];
3483       if (!isUndefOrEqual(BitI, j))
3484         return false;
3485       if (V2IsSplat) {
3486         if (!isUndefOrEqual(BitI1, NumElts))
3487           return false;
3488       } else {
3489         if (!isUndefOrEqual(BitI1, j + NumElts))
3490           return false;
3491       }
3492     }
3493   }
3494
3495   return true;
3496 }
3497
3498 bool X86::isUNPCKLMask(ShuffleVectorSDNode *N, bool HasAVX2, bool V2IsSplat) {
3499   return ::isUNPCKLMask(N->getMask(), N->getValueType(0), HasAVX2, V2IsSplat);
3500 }
3501
3502 /// isUNPCKHMask - Return true if the specified VECTOR_SHUFFLE operand
3503 /// specifies a shuffle of elements that is suitable for input to UNPCKH.
3504 static bool isUNPCKHMask(ArrayRef<int> Mask, EVT VT,
3505                          bool HasAVX2, bool V2IsSplat = false) {
3506   unsigned NumElts = VT.getVectorNumElements();
3507
3508   assert((VT.is128BitVector() || VT.is256BitVector()) &&
3509          "Unsupported vector type for unpckh");
3510
3511   if (VT.getSizeInBits() == 256 && NumElts != 4 && NumElts != 8 &&
3512       (!HasAVX2 || (NumElts != 16 && NumElts != 32)))
3513     return false;
3514
3515   // Handle 128 and 256-bit vector lengths. AVX defines UNPCK* to operate
3516   // independently on 128-bit lanes.
3517   unsigned NumLanes = VT.getSizeInBits()/128;
3518   unsigned NumLaneElts = NumElts/NumLanes;
3519
3520   for (unsigned l = 0; l != NumLanes; ++l) {
3521     for (unsigned i = l*NumLaneElts, j = (l*NumLaneElts)+NumLaneElts/2;
3522          i != (l+1)*NumLaneElts; i += 2, ++j) {
3523       int BitI  = Mask[i];
3524       int BitI1 = Mask[i+1];
3525       if (!isUndefOrEqual(BitI, j))
3526         return false;
3527       if (V2IsSplat) {
3528         if (isUndefOrEqual(BitI1, NumElts))
3529           return false;
3530       } else {
3531         if (!isUndefOrEqual(BitI1, j+NumElts))
3532           return false;
3533       }
3534     }
3535   }
3536   return true;
3537 }
3538
3539 bool X86::isUNPCKHMask(ShuffleVectorSDNode *N, bool HasAVX2, bool V2IsSplat) {
3540   return ::isUNPCKHMask(N->getMask(), N->getValueType(0), HasAVX2, V2IsSplat);
3541 }
3542
3543 /// isUNPCKL_v_undef_Mask - Special case of isUNPCKLMask for canonical form
3544 /// of vector_shuffle v, v, <0, 4, 1, 5>, i.e. vector_shuffle v, undef,
3545 /// <0, 0, 1, 1>
3546 static bool isUNPCKL_v_undef_Mask(ArrayRef<int> Mask, EVT VT,
3547                                   bool HasAVX2) {
3548   unsigned NumElts = VT.getVectorNumElements();
3549
3550   assert((VT.is128BitVector() || VT.is256BitVector()) &&
3551          "Unsupported vector type for unpckh");
3552
3553   if (VT.getSizeInBits() == 256 && NumElts != 4 && NumElts != 8 &&
3554       (!HasAVX2 || (NumElts != 16 && NumElts != 32)))
3555     return false;
3556
3557   // For 256-bit i64/f64, use MOVDDUPY instead, so reject the matching pattern
3558   // FIXME: Need a better way to get rid of this, there's no latency difference
3559   // between UNPCKLPD and MOVDDUP, the later should always be checked first and
3560   // the former later. We should also remove the "_undef" special mask.
3561   if (NumElts == 4 && VT.getSizeInBits() == 256)
3562     return false;
3563
3564   // Handle 128 and 256-bit vector lengths. AVX defines UNPCK* to operate
3565   // independently on 128-bit lanes.
3566   unsigned NumLanes = VT.getSizeInBits()/128;
3567   unsigned NumLaneElts = NumElts/NumLanes;
3568
3569   for (unsigned l = 0; l != NumLanes; ++l) {
3570     for (unsigned i = l*NumLaneElts, j = l*NumLaneElts;
3571          i != (l+1)*NumLaneElts;
3572          i += 2, ++j) {
3573       int BitI  = Mask[i];
3574       int BitI1 = Mask[i+1];
3575
3576       if (!isUndefOrEqual(BitI, j))
3577         return false;
3578       if (!isUndefOrEqual(BitI1, j))
3579         return false;
3580     }
3581   }
3582
3583   return true;
3584 }
3585
3586 bool X86::isUNPCKL_v_undef_Mask(ShuffleVectorSDNode *N, bool HasAVX2) {
3587   return ::isUNPCKL_v_undef_Mask(N->getMask(), N->getValueType(0), HasAVX2);
3588 }
3589
3590 /// isUNPCKH_v_undef_Mask - Special case of isUNPCKHMask for canonical form
3591 /// of vector_shuffle v, v, <2, 6, 3, 7>, i.e. vector_shuffle v, undef,
3592 /// <2, 2, 3, 3>
3593 static bool isUNPCKH_v_undef_Mask(ArrayRef<int> Mask, EVT VT, bool HasAVX2) {
3594   unsigned NumElts = VT.getVectorNumElements();
3595
3596   assert((VT.is128BitVector() || VT.is256BitVector()) &&
3597          "Unsupported vector type for unpckh");
3598
3599   if (VT.getSizeInBits() == 256 && NumElts != 4 && NumElts != 8 &&
3600       (!HasAVX2 || (NumElts != 16 && NumElts != 32)))
3601     return false;
3602
3603   // Handle 128 and 256-bit vector lengths. AVX defines UNPCK* to operate
3604   // independently on 128-bit lanes.
3605   unsigned NumLanes = VT.getSizeInBits()/128;
3606   unsigned NumLaneElts = NumElts/NumLanes;
3607
3608   for (unsigned l = 0; l != NumLanes; ++l) {
3609     for (unsigned i = l*NumLaneElts, j = (l*NumLaneElts)+NumLaneElts/2;
3610          i != (l+1)*NumLaneElts; i += 2, ++j) {
3611       int BitI  = Mask[i];
3612       int BitI1 = Mask[i+1];
3613       if (!isUndefOrEqual(BitI, j))
3614         return false;
3615       if (!isUndefOrEqual(BitI1, j))
3616         return false;
3617     }
3618   }
3619   return true;
3620 }
3621
3622 bool X86::isUNPCKH_v_undef_Mask(ShuffleVectorSDNode *N, bool HasAVX2) {
3623   return ::isUNPCKH_v_undef_Mask(N->getMask(), N->getValueType(0), HasAVX2);
3624 }
3625
3626 /// isMOVLMask - Return true if the specified VECTOR_SHUFFLE operand
3627 /// specifies a shuffle of elements that is suitable for input to MOVSS,
3628 /// MOVSD, and MOVD, i.e. setting the lowest element.
3629 static bool isMOVLMask(ArrayRef<int> Mask, EVT VT) {
3630   if (VT.getVectorElementType().getSizeInBits() < 32)
3631     return false;
3632   if (VT.getSizeInBits() == 256)
3633     return false;
3634
3635   unsigned NumElts = VT.getVectorNumElements();
3636
3637   if (!isUndefOrEqual(Mask[0], NumElts))
3638     return false;
3639
3640   for (unsigned i = 1; i != NumElts; ++i)
3641     if (!isUndefOrEqual(Mask[i], i))
3642       return false;
3643
3644   return true;
3645 }
3646
3647 bool X86::isMOVLMask(ShuffleVectorSDNode *N) {
3648   return ::isMOVLMask(N->getMask(), N->getValueType(0));
3649 }
3650
3651 /// isVPERM2X128Mask - Match 256-bit shuffles where the elements are considered
3652 /// as permutations between 128-bit chunks or halves. As an example: this
3653 /// shuffle bellow:
3654 ///   vector_shuffle <4, 5, 6, 7, 12, 13, 14, 15>
3655 /// The first half comes from the second half of V1 and the second half from the
3656 /// the second half of V2.
3657 static bool isVPERM2X128Mask(ArrayRef<int> Mask, EVT VT, bool HasAVX) {
3658   if (!HasAVX || VT.getSizeInBits() != 256)
3659     return false;
3660
3661   // The shuffle result is divided into half A and half B. In total the two
3662   // sources have 4 halves, namely: C, D, E, F. The final values of A and
3663   // B must come from C, D, E or F.
3664   unsigned HalfSize = VT.getVectorNumElements()/2;
3665   bool MatchA = false, MatchB = false;
3666
3667   // Check if A comes from one of C, D, E, F.
3668   for (unsigned Half = 0; Half != 4; ++Half) {
3669     if (isSequentialOrUndefInRange(Mask, 0, HalfSize, Half*HalfSize)) {
3670       MatchA = true;
3671       break;
3672     }
3673   }
3674
3675   // Check if B comes from one of C, D, E, F.
3676   for (unsigned Half = 0; Half != 4; ++Half) {
3677     if (isSequentialOrUndefInRange(Mask, HalfSize, HalfSize, Half*HalfSize)) {
3678       MatchB = true;
3679       break;
3680     }
3681   }
3682
3683   return MatchA && MatchB;
3684 }
3685
3686 /// getShuffleVPERM2X128Immediate - Return the appropriate immediate to shuffle
3687 /// the specified VECTOR_MASK mask with VPERM2F128/VPERM2I128 instructions.
3688 static unsigned getShuffleVPERM2X128Immediate(ShuffleVectorSDNode *SVOp) {
3689   EVT VT = SVOp->getValueType(0);
3690
3691   unsigned HalfSize = VT.getVectorNumElements()/2;
3692
3693   unsigned FstHalf = 0, SndHalf = 0;
3694   for (unsigned i = 0; i < HalfSize; ++i) {
3695     if (SVOp->getMaskElt(i) > 0) {
3696       FstHalf = SVOp->getMaskElt(i)/HalfSize;
3697       break;
3698     }
3699   }
3700   for (unsigned i = HalfSize; i < HalfSize*2; ++i) {
3701     if (SVOp->getMaskElt(i) > 0) {
3702       SndHalf = SVOp->getMaskElt(i)/HalfSize;
3703       break;
3704     }
3705   }
3706
3707   return (FstHalf | (SndHalf << 4));
3708 }
3709
3710 /// isVPERMILPMask - Return true if the specified VECTOR_SHUFFLE operand
3711 /// specifies a shuffle of elements that is suitable for input to VPERMILPD*.
3712 /// Note that VPERMIL mask matching is different depending whether theunderlying
3713 /// type is 32 or 64. In the VPERMILPS the high half of the mask should point
3714 /// to the same elements of the low, but to the higher half of the source.
3715 /// In VPERMILPD the two lanes could be shuffled independently of each other
3716 /// with the same restriction that lanes can't be crossed. Also handles PSHUFDY.
3717 static bool isVPERMILPMask(ArrayRef<int> Mask, EVT VT, bool HasAVX) {
3718   if (!HasAVX)
3719     return false;
3720
3721   unsigned NumElts = VT.getVectorNumElements();
3722   // Only match 256-bit with 32/64-bit types
3723   if (VT.getSizeInBits() != 256 || (NumElts != 4 && NumElts != 8))
3724     return false;
3725
3726   unsigned NumLanes = VT.getSizeInBits()/128;
3727   unsigned LaneSize = NumElts/NumLanes;
3728   for (unsigned l = 0; l != NumElts; l += LaneSize) {
3729     for (unsigned i = 0; i != LaneSize; ++i) {
3730       if (!isUndefOrInRange(Mask[i+l], l, l+LaneSize))
3731         return false;
3732       if (NumElts != 8 || l == 0)
3733         continue;
3734       // VPERMILPS handling
3735       if (Mask[i] < 0)
3736         continue;
3737       if (!isUndefOrEqual(Mask[i+l], Mask[i]+l))
3738         return false;
3739     }
3740   }
3741
3742   return true;
3743 }
3744
3745 /// isCommutedMOVL - Returns true if the shuffle mask is except the reverse
3746 /// of what x86 movss want. X86 movs requires the lowest  element to be lowest
3747 /// element of vector 2 and the other elements to come from vector 1 in order.
3748 static bool isCommutedMOVLMask(ArrayRef<int> Mask, EVT VT,
3749                                bool V2IsSplat = false, bool V2IsUndef = false) {
3750   unsigned NumOps = VT.getVectorNumElements();
3751   if (NumOps != 2 && NumOps != 4 && NumOps != 8 && NumOps != 16)
3752     return false;
3753
3754   if (!isUndefOrEqual(Mask[0], 0))
3755     return false;
3756
3757   for (unsigned i = 1; i != NumOps; ++i)
3758     if (!(isUndefOrEqual(Mask[i], i+NumOps) ||
3759           (V2IsUndef && isUndefOrInRange(Mask[i], NumOps, NumOps*2)) ||
3760           (V2IsSplat && isUndefOrEqual(Mask[i], NumOps))))
3761       return false;
3762
3763   return true;
3764 }
3765
3766 static bool isCommutedMOVL(ShuffleVectorSDNode *N, bool V2IsSplat = false,
3767                            bool V2IsUndef = false) {
3768   return isCommutedMOVLMask(N->getMask(), N->getValueType(0),
3769                             V2IsSplat, V2IsUndef);
3770 }
3771
3772 /// isMOVSHDUPMask - Return true if the specified VECTOR_SHUFFLE operand
3773 /// specifies a shuffle of elements that is suitable for input to MOVSHDUP.
3774 /// Masks to match: <1, 1, 3, 3> or <1, 1, 3, 3, 5, 5, 7, 7>
3775 bool X86::isMOVSHDUPMask(ShuffleVectorSDNode *N,
3776                          const X86Subtarget *Subtarget) {
3777   if (!Subtarget->hasSSE3())
3778     return false;
3779
3780   // The second vector must be undef
3781   if (N->getOperand(1).getOpcode() != ISD::UNDEF)
3782     return false;
3783
3784   EVT VT = N->getValueType(0);
3785   unsigned NumElems = VT.getVectorNumElements();
3786
3787   if ((VT.getSizeInBits() == 128 && NumElems != 4) ||
3788       (VT.getSizeInBits() == 256 && NumElems != 8))
3789     return false;
3790
3791   // "i+1" is the value the indexed mask element must have
3792   for (unsigned i = 0; i < NumElems; i += 2)
3793     if (!isUndefOrEqual(N->getMaskElt(i), i+1) ||
3794         !isUndefOrEqual(N->getMaskElt(i+1), i+1))
3795       return false;
3796
3797   return true;
3798 }
3799
3800 /// isMOVSLDUPMask - Return true if the specified VECTOR_SHUFFLE operand
3801 /// specifies a shuffle of elements that is suitable for input to MOVSLDUP.
3802 /// Masks to match: <0, 0, 2, 2> or <0, 0, 2, 2, 4, 4, 6, 6>
3803 bool X86::isMOVSLDUPMask(ShuffleVectorSDNode *N,
3804                          const X86Subtarget *Subtarget) {
3805   if (!Subtarget->hasSSE3())
3806     return false;
3807
3808   // The second vector must be undef
3809   if (N->getOperand(1).getOpcode() != ISD::UNDEF)
3810     return false;
3811
3812   EVT VT = N->getValueType(0);
3813   unsigned NumElems = VT.getVectorNumElements();
3814
3815   if ((VT.getSizeInBits() == 128 && NumElems != 4) ||
3816       (VT.getSizeInBits() == 256 && NumElems != 8))
3817     return false;
3818
3819   // "i" is the value the indexed mask element must have
3820   for (unsigned i = 0; i != NumElems; i += 2)
3821     if (!isUndefOrEqual(N->getMaskElt(i), i) ||
3822         !isUndefOrEqual(N->getMaskElt(i+1), i))
3823       return false;
3824
3825   return true;
3826 }
3827
3828 /// isMOVDDUPYMask - Return true if the specified VECTOR_SHUFFLE operand
3829 /// specifies a shuffle of elements that is suitable for input to 256-bit
3830 /// version of MOVDDUP.
3831 static bool isMOVDDUPYMask(ArrayRef<int> Mask, EVT VT, bool HasAVX) {
3832   unsigned NumElts = VT.getVectorNumElements();
3833
3834   if (!HasAVX || VT.getSizeInBits() != 256 || NumElts != 4)
3835     return false;
3836
3837   for (unsigned i = 0; i != NumElts/2; ++i)
3838     if (!isUndefOrEqual(Mask[i], 0))
3839       return false;
3840   for (unsigned i = NumElts/2; i != NumElts; ++i)
3841     if (!isUndefOrEqual(Mask[i], NumElts/2))
3842       return false;
3843   return true;
3844 }
3845
3846 /// isMOVDDUPMask - Return true if the specified VECTOR_SHUFFLE operand
3847 /// specifies a shuffle of elements that is suitable for input to 128-bit
3848 /// version of MOVDDUP.
3849 bool X86::isMOVDDUPMask(ShuffleVectorSDNode *N) {
3850   EVT VT = N->getValueType(0);
3851
3852   if (VT.getSizeInBits() != 128)
3853     return false;
3854
3855   unsigned e = VT.getVectorNumElements() / 2;
3856   for (unsigned i = 0; i != e; ++i)
3857     if (!isUndefOrEqual(N->getMaskElt(i), i))
3858       return false;
3859   for (unsigned i = 0; i != e; ++i)
3860     if (!isUndefOrEqual(N->getMaskElt(e+i), i))
3861       return false;
3862   return true;
3863 }
3864
3865 /// isVEXTRACTF128Index - Return true if the specified
3866 /// EXTRACT_SUBVECTOR operand specifies a vector extract that is
3867 /// suitable for input to VEXTRACTF128.
3868 bool X86::isVEXTRACTF128Index(SDNode *N) {
3869   if (!isa<ConstantSDNode>(N->getOperand(1).getNode()))
3870     return false;
3871
3872   // The index should be aligned on a 128-bit boundary.
3873   uint64_t Index =
3874     cast<ConstantSDNode>(N->getOperand(1).getNode())->getZExtValue();
3875
3876   unsigned VL = N->getValueType(0).getVectorNumElements();
3877   unsigned VBits = N->getValueType(0).getSizeInBits();
3878   unsigned ElSize = VBits / VL;
3879   bool Result = (Index * ElSize) % 128 == 0;
3880
3881   return Result;
3882 }
3883
3884 /// isVINSERTF128Index - Return true if the specified INSERT_SUBVECTOR
3885 /// operand specifies a subvector insert that is suitable for input to
3886 /// VINSERTF128.
3887 bool X86::isVINSERTF128Index(SDNode *N) {
3888   if (!isa<ConstantSDNode>(N->getOperand(2).getNode()))
3889     return false;
3890
3891   // The index should be aligned on a 128-bit boundary.
3892   uint64_t Index =
3893     cast<ConstantSDNode>(N->getOperand(2).getNode())->getZExtValue();
3894
3895   unsigned VL = N->getValueType(0).getVectorNumElements();
3896   unsigned VBits = N->getValueType(0).getSizeInBits();
3897   unsigned ElSize = VBits / VL;
3898   bool Result = (Index * ElSize) % 128 == 0;
3899
3900   return Result;
3901 }
3902
3903 /// getShuffleSHUFImmediate - Return the appropriate immediate to shuffle
3904 /// the specified VECTOR_SHUFFLE mask with PSHUF* and SHUFP* instructions.
3905 /// Handles 128-bit and 256-bit.
3906 unsigned X86::getShuffleSHUFImmediate(ShuffleVectorSDNode *N) {
3907   EVT VT = N->getValueType(0);
3908
3909   assert((VT.is128BitVector() || VT.is256BitVector()) &&
3910          "Unsupported vector type for PSHUF/SHUFP");
3911
3912   // Handle 128 and 256-bit vector lengths. AVX defines PSHUF/SHUFP to operate
3913   // independently on 128-bit lanes.
3914   unsigned NumElts = VT.getVectorNumElements();
3915   unsigned NumLanes = VT.getSizeInBits()/128;
3916   unsigned NumLaneElts = NumElts/NumLanes;
3917
3918   assert((NumLaneElts == 2 || NumLaneElts == 4) &&
3919          "Only supports 2 or 4 elements per lane");
3920
3921   unsigned Shift = (NumLaneElts == 4) ? 1 : 0;
3922   unsigned Mask = 0;
3923   for (unsigned i = 0; i != NumElts; ++i) {
3924     int Elt = N->getMaskElt(i);
3925     if (Elt < 0) continue;
3926     Elt %= NumLaneElts;
3927     unsigned ShAmt = i << Shift;
3928     if (ShAmt >= 8) ShAmt -= 8;
3929     Mask |= Elt << ShAmt;
3930   }
3931
3932   return Mask;
3933 }
3934
3935 /// getShufflePSHUFHWImmediate - Return the appropriate immediate to shuffle
3936 /// the specified VECTOR_SHUFFLE mask with the PSHUFHW instruction.
3937 unsigned X86::getShufflePSHUFHWImmediate(SDNode *N) {
3938   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(N);
3939   unsigned Mask = 0;
3940   // 8 nodes, but we only care about the last 4.
3941   for (unsigned i = 7; i >= 4; --i) {
3942     int Val = SVOp->getMaskElt(i);
3943     if (Val >= 0)
3944       Mask |= (Val - 4);
3945     if (i != 4)
3946       Mask <<= 2;
3947   }
3948   return Mask;
3949 }
3950
3951 /// getShufflePSHUFLWImmediate - Return the appropriate immediate to shuffle
3952 /// the specified VECTOR_SHUFFLE mask with the PSHUFLW instruction.
3953 unsigned X86::getShufflePSHUFLWImmediate(SDNode *N) {
3954   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(N);
3955   unsigned Mask = 0;
3956   // 8 nodes, but we only care about the first 4.
3957   for (int i = 3; i >= 0; --i) {
3958     int Val = SVOp->getMaskElt(i);
3959     if (Val >= 0)
3960       Mask |= Val;
3961     if (i != 0)
3962       Mask <<= 2;
3963   }
3964   return Mask;
3965 }
3966
3967 /// getShufflePALIGNRImmediate - Return the appropriate immediate to shuffle
3968 /// the specified VECTOR_SHUFFLE mask with the PALIGNR instruction.
3969 static unsigned getShufflePALIGNRImmediate(ShuffleVectorSDNode *SVOp) {
3970   EVT VT = SVOp->getValueType(0);
3971   unsigned EltSize = VT.getVectorElementType().getSizeInBits() >> 3;
3972
3973   unsigned NumElts = VT.getVectorNumElements();
3974   unsigned NumLanes = VT.getSizeInBits()/128;
3975   unsigned NumLaneElts = NumElts/NumLanes;
3976
3977   int Val = 0;
3978   unsigned i;
3979   for (i = 0; i != NumElts; ++i) {
3980     Val = SVOp->getMaskElt(i);
3981     if (Val >= 0)
3982       break;
3983   }
3984   if (Val >= (int)NumElts)
3985     Val -= NumElts - NumLaneElts;
3986
3987   assert(Val - i > 0 && "PALIGNR imm should be positive");
3988   return (Val - i) * EltSize;
3989 }
3990
3991 /// getExtractVEXTRACTF128Immediate - Return the appropriate immediate
3992 /// to extract the specified EXTRACT_SUBVECTOR index with VEXTRACTF128
3993 /// instructions.
3994 unsigned X86::getExtractVEXTRACTF128Immediate(SDNode *N) {
3995   if (!isa<ConstantSDNode>(N->getOperand(1).getNode()))
3996     llvm_unreachable("Illegal extract subvector for VEXTRACTF128");
3997
3998   uint64_t Index =
3999     cast<ConstantSDNode>(N->getOperand(1).getNode())->getZExtValue();
4000
4001   EVT VecVT = N->getOperand(0).getValueType();
4002   EVT ElVT = VecVT.getVectorElementType();
4003
4004   unsigned NumElemsPerChunk = 128 / ElVT.getSizeInBits();
4005   return Index / NumElemsPerChunk;
4006 }
4007
4008 /// getInsertVINSERTF128Immediate - Return the appropriate immediate
4009 /// to insert at the specified INSERT_SUBVECTOR index with VINSERTF128
4010 /// instructions.
4011 unsigned X86::getInsertVINSERTF128Immediate(SDNode *N) {
4012   if (!isa<ConstantSDNode>(N->getOperand(2).getNode()))
4013     llvm_unreachable("Illegal insert subvector for VINSERTF128");
4014
4015   uint64_t Index =
4016     cast<ConstantSDNode>(N->getOperand(2).getNode())->getZExtValue();
4017
4018   EVT VecVT = N->getValueType(0);
4019   EVT ElVT = VecVT.getVectorElementType();
4020
4021   unsigned NumElemsPerChunk = 128 / ElVT.getSizeInBits();
4022   return Index / NumElemsPerChunk;
4023 }
4024
4025 /// isZeroNode - Returns true if Elt is a constant zero or a floating point
4026 /// constant +0.0.
4027 bool X86::isZeroNode(SDValue Elt) {
4028   return ((isa<ConstantSDNode>(Elt) &&
4029            cast<ConstantSDNode>(Elt)->isNullValue()) ||
4030           (isa<ConstantFPSDNode>(Elt) &&
4031            cast<ConstantFPSDNode>(Elt)->getValueAPF().isPosZero()));
4032 }
4033
4034 /// CommuteVectorShuffle - Swap vector_shuffle operands as well as values in
4035 /// their permute mask.
4036 static SDValue CommuteVectorShuffle(ShuffleVectorSDNode *SVOp,
4037                                     SelectionDAG &DAG) {
4038   EVT VT = SVOp->getValueType(0);
4039   unsigned NumElems = VT.getVectorNumElements();
4040   SmallVector<int, 8> MaskVec;
4041
4042   for (unsigned i = 0; i != NumElems; ++i) {
4043     int idx = SVOp->getMaskElt(i);
4044     if (idx < 0)
4045       MaskVec.push_back(idx);
4046     else if (idx < (int)NumElems)
4047       MaskVec.push_back(idx + NumElems);
4048     else
4049       MaskVec.push_back(idx - NumElems);
4050   }
4051   return DAG.getVectorShuffle(VT, SVOp->getDebugLoc(), SVOp->getOperand(1),
4052                               SVOp->getOperand(0), &MaskVec[0]);
4053 }
4054
4055 /// ShouldXformToMOVHLPS - Return true if the node should be transformed to
4056 /// match movhlps. The lower half elements should come from upper half of
4057 /// V1 (and in order), and the upper half elements should come from the upper
4058 /// half of V2 (and in order).
4059 static bool ShouldXformToMOVHLPS(ShuffleVectorSDNode *Op) {
4060   EVT VT = Op->getValueType(0);
4061   if (VT.getSizeInBits() != 128)
4062     return false;
4063   if (VT.getVectorNumElements() != 4)
4064     return false;
4065   for (unsigned i = 0, e = 2; i != e; ++i)
4066     if (!isUndefOrEqual(Op->getMaskElt(i), i+2))
4067       return false;
4068   for (unsigned i = 2; i != 4; ++i)
4069     if (!isUndefOrEqual(Op->getMaskElt(i), i+4))
4070       return false;
4071   return true;
4072 }
4073
4074 /// isScalarLoadToVector - Returns true if the node is a scalar load that
4075 /// is promoted to a vector. It also returns the LoadSDNode by reference if
4076 /// required.
4077 static bool isScalarLoadToVector(SDNode *N, LoadSDNode **LD = NULL) {
4078   if (N->getOpcode() != ISD::SCALAR_TO_VECTOR)
4079     return false;
4080   N = N->getOperand(0).getNode();
4081   if (!ISD::isNON_EXTLoad(N))
4082     return false;
4083   if (LD)
4084     *LD = cast<LoadSDNode>(N);
4085   return true;
4086 }
4087
4088 // Test whether the given value is a vector value which will be legalized
4089 // into a load.
4090 static bool WillBeConstantPoolLoad(SDNode *N) {
4091   if (N->getOpcode() != ISD::BUILD_VECTOR)
4092     return false;
4093
4094   // Check for any non-constant elements.
4095   for (unsigned i = 0, e = N->getNumOperands(); i != e; ++i)
4096     switch (N->getOperand(i).getNode()->getOpcode()) {
4097     case ISD::UNDEF:
4098     case ISD::ConstantFP:
4099     case ISD::Constant:
4100       break;
4101     default:
4102       return false;
4103     }
4104
4105   // Vectors of all-zeros and all-ones are materialized with special
4106   // instructions rather than being loaded.
4107   return !ISD::isBuildVectorAllZeros(N) &&
4108          !ISD::isBuildVectorAllOnes(N);
4109 }
4110
4111 /// ShouldXformToMOVLP{S|D} - Return true if the node should be transformed to
4112 /// match movlp{s|d}. The lower half elements should come from lower half of
4113 /// V1 (and in order), and the upper half elements should come from the upper
4114 /// half of V2 (and in order). And since V1 will become the source of the
4115 /// MOVLP, it must be either a vector load or a scalar load to vector.
4116 static bool ShouldXformToMOVLP(SDNode *V1, SDNode *V2,
4117                                ShuffleVectorSDNode *Op) {
4118   EVT VT = Op->getValueType(0);
4119   if (VT.getSizeInBits() != 128)
4120     return false;
4121
4122   if (!ISD::isNON_EXTLoad(V1) && !isScalarLoadToVector(V1))
4123     return false;
4124   // Is V2 is a vector load, don't do this transformation. We will try to use
4125   // load folding shufps op.
4126   if (ISD::isNON_EXTLoad(V2) || WillBeConstantPoolLoad(V2))
4127     return false;
4128
4129   unsigned NumElems = VT.getVectorNumElements();
4130
4131   if (NumElems != 2 && NumElems != 4)
4132     return false;
4133   for (unsigned i = 0, e = NumElems/2; i != e; ++i)
4134     if (!isUndefOrEqual(Op->getMaskElt(i), i))
4135       return false;
4136   for (unsigned i = NumElems/2; i != NumElems; ++i)
4137     if (!isUndefOrEqual(Op->getMaskElt(i), i+NumElems))
4138       return false;
4139   return true;
4140 }
4141
4142 /// isSplatVector - Returns true if N is a BUILD_VECTOR node whose elements are
4143 /// all the same.
4144 static bool isSplatVector(SDNode *N) {
4145   if (N->getOpcode() != ISD::BUILD_VECTOR)
4146     return false;
4147
4148   SDValue SplatValue = N->getOperand(0);
4149   for (unsigned i = 1, e = N->getNumOperands(); i != e; ++i)
4150     if (N->getOperand(i) != SplatValue)
4151       return false;
4152   return true;
4153 }
4154
4155 /// isZeroShuffle - Returns true if N is a VECTOR_SHUFFLE that can be resolved
4156 /// to an zero vector.
4157 /// FIXME: move to dag combiner / method on ShuffleVectorSDNode
4158 static bool isZeroShuffle(ShuffleVectorSDNode *N) {
4159   SDValue V1 = N->getOperand(0);
4160   SDValue V2 = N->getOperand(1);
4161   unsigned NumElems = N->getValueType(0).getVectorNumElements();
4162   for (unsigned i = 0; i != NumElems; ++i) {
4163     int Idx = N->getMaskElt(i);
4164     if (Idx >= (int)NumElems) {
4165       unsigned Opc = V2.getOpcode();
4166       if (Opc == ISD::UNDEF || ISD::isBuildVectorAllZeros(V2.getNode()))
4167         continue;
4168       if (Opc != ISD::BUILD_VECTOR ||
4169           !X86::isZeroNode(V2.getOperand(Idx-NumElems)))
4170         return false;
4171     } else if (Idx >= 0) {
4172       unsigned Opc = V1.getOpcode();
4173       if (Opc == ISD::UNDEF || ISD::isBuildVectorAllZeros(V1.getNode()))
4174         continue;
4175       if (Opc != ISD::BUILD_VECTOR ||
4176           !X86::isZeroNode(V1.getOperand(Idx)))
4177         return false;
4178     }
4179   }
4180   return true;
4181 }
4182
4183 /// getZeroVector - Returns a vector of specified type with all zero elements.
4184 ///
4185 static SDValue getZeroVector(EVT VT, const X86Subtarget *Subtarget,
4186                              SelectionDAG &DAG, DebugLoc dl) {
4187   assert(VT.isVector() && "Expected a vector type");
4188
4189   // Always build SSE zero vectors as <4 x i32> bitcasted
4190   // to their dest type. This ensures they get CSE'd.
4191   SDValue Vec;
4192   if (VT.getSizeInBits() == 128) {  // SSE
4193     if (Subtarget->hasSSE2()) {  // SSE2
4194       SDValue Cst = DAG.getTargetConstant(0, MVT::i32);
4195       Vec = DAG.getNode(ISD::BUILD_VECTOR, dl, MVT::v4i32, Cst, Cst, Cst, Cst);
4196     } else { // SSE1
4197       SDValue Cst = DAG.getTargetConstantFP(+0.0, MVT::f32);
4198       Vec = DAG.getNode(ISD::BUILD_VECTOR, dl, MVT::v4f32, Cst, Cst, Cst, Cst);
4199     }
4200   } else if (VT.getSizeInBits() == 256) { // AVX
4201     if (Subtarget->hasAVX2()) { // AVX2
4202       SDValue Cst = DAG.getTargetConstant(0, MVT::i32);
4203       SDValue Ops[] = { Cst, Cst, Cst, Cst, Cst, Cst, Cst, Cst };
4204       Vec = DAG.getNode(ISD::BUILD_VECTOR, dl, MVT::v8i32, Ops, 8);
4205     } else {
4206       // 256-bit logic and arithmetic instructions in AVX are all
4207       // floating-point, no support for integer ops. Emit fp zeroed vectors.
4208       SDValue Cst = DAG.getTargetConstantFP(+0.0, MVT::f32);
4209       SDValue Ops[] = { Cst, Cst, Cst, Cst, Cst, Cst, Cst, Cst };
4210       Vec = DAG.getNode(ISD::BUILD_VECTOR, dl, MVT::v8f32, Ops, 8);
4211     }
4212   }
4213   return DAG.getNode(ISD::BITCAST, dl, VT, Vec);
4214 }
4215
4216 /// getOnesVector - Returns a vector of specified type with all bits set.
4217 /// Always build ones vectors as <4 x i32> or <8 x i32>. For 256-bit types with
4218 /// no AVX2 supprt, use two <4 x i32> inserted in a <8 x i32> appropriately.
4219 /// Then bitcast to their original type, ensuring they get CSE'd.
4220 static SDValue getOnesVector(EVT VT, bool HasAVX2, SelectionDAG &DAG,
4221                              DebugLoc dl) {
4222   assert(VT.isVector() && "Expected a vector type");
4223   assert((VT.is128BitVector() || VT.is256BitVector())
4224          && "Expected a 128-bit or 256-bit vector type");
4225
4226   SDValue Cst = DAG.getTargetConstant(~0U, MVT::i32);
4227   SDValue Vec;
4228   if (VT.getSizeInBits() == 256) {
4229     if (HasAVX2) { // AVX2
4230       SDValue Ops[] = { Cst, Cst, Cst, Cst, Cst, Cst, Cst, Cst };
4231       Vec = DAG.getNode(ISD::BUILD_VECTOR, dl, MVT::v8i32, Ops, 8);
4232     } else { // AVX
4233       Vec = DAG.getNode(ISD::BUILD_VECTOR, dl, MVT::v4i32, Cst, Cst, Cst, Cst);
4234       SDValue InsV = Insert128BitVector(DAG.getNode(ISD::UNDEF, dl, MVT::v8i32),
4235                                 Vec, DAG.getConstant(0, MVT::i32), DAG, dl);
4236       Vec = Insert128BitVector(InsV, Vec,
4237                     DAG.getConstant(4 /* NumElems/2 */, MVT::i32), DAG, dl);
4238     }
4239   } else {
4240     Vec = DAG.getNode(ISD::BUILD_VECTOR, dl, MVT::v4i32, Cst, Cst, Cst, Cst);
4241   }
4242
4243   return DAG.getNode(ISD::BITCAST, dl, VT, Vec);
4244 }
4245
4246 /// NormalizeMask - V2 is a splat, modify the mask (if needed) so all elements
4247 /// that point to V2 points to its first element.
4248 static void NormalizeMask(SmallVectorImpl<int> &Mask, unsigned NumElems) {
4249   for (unsigned i = 0; i != NumElems; ++i) {
4250     if (Mask[i] > (int)NumElems) {
4251       Mask[i] = NumElems;
4252     }
4253   }
4254 }
4255
4256 /// getMOVLMask - Returns a vector_shuffle mask for an movs{s|d}, movd
4257 /// operation of specified width.
4258 static SDValue getMOVL(SelectionDAG &DAG, DebugLoc dl, EVT VT, SDValue V1,
4259                        SDValue V2) {
4260   unsigned NumElems = VT.getVectorNumElements();
4261   SmallVector<int, 8> Mask;
4262   Mask.push_back(NumElems);
4263   for (unsigned i = 1; i != NumElems; ++i)
4264     Mask.push_back(i);
4265   return DAG.getVectorShuffle(VT, dl, V1, V2, &Mask[0]);
4266 }
4267
4268 /// getUnpackl - Returns a vector_shuffle node for an unpackl operation.
4269 static SDValue getUnpackl(SelectionDAG &DAG, DebugLoc dl, EVT VT, SDValue V1,
4270                           SDValue V2) {
4271   unsigned NumElems = VT.getVectorNumElements();
4272   SmallVector<int, 8> Mask;
4273   for (unsigned i = 0, e = NumElems/2; i != e; ++i) {
4274     Mask.push_back(i);
4275     Mask.push_back(i + NumElems);
4276   }
4277   return DAG.getVectorShuffle(VT, dl, V1, V2, &Mask[0]);
4278 }
4279
4280 /// getUnpackh - Returns a vector_shuffle node for an unpackh operation.
4281 static SDValue getUnpackh(SelectionDAG &DAG, DebugLoc dl, EVT VT, SDValue V1,
4282                           SDValue V2) {
4283   unsigned NumElems = VT.getVectorNumElements();
4284   unsigned Half = NumElems/2;
4285   SmallVector<int, 8> Mask;
4286   for (unsigned i = 0; i != Half; ++i) {
4287     Mask.push_back(i + Half);
4288     Mask.push_back(i + NumElems + Half);
4289   }
4290   return DAG.getVectorShuffle(VT, dl, V1, V2, &Mask[0]);
4291 }
4292
4293 // PromoteSplati8i16 - All i16 and i8 vector types can't be used directly by
4294 // a generic shuffle instruction because the target has no such instructions.
4295 // Generate shuffles which repeat i16 and i8 several times until they can be
4296 // represented by v4f32 and then be manipulated by target suported shuffles.
4297 static SDValue PromoteSplati8i16(SDValue V, SelectionDAG &DAG, int &EltNo) {
4298   EVT VT = V.getValueType();
4299   int NumElems = VT.getVectorNumElements();
4300   DebugLoc dl = V.getDebugLoc();
4301
4302   while (NumElems > 4) {
4303     if (EltNo < NumElems/2) {
4304       V = getUnpackl(DAG, dl, VT, V, V);
4305     } else {
4306       V = getUnpackh(DAG, dl, VT, V, V);
4307       EltNo -= NumElems/2;
4308     }
4309     NumElems >>= 1;
4310   }
4311   return V;
4312 }
4313
4314 /// getLegalSplat - Generate a legal splat with supported x86 shuffles
4315 static SDValue getLegalSplat(SelectionDAG &DAG, SDValue V, int EltNo) {
4316   EVT VT = V.getValueType();
4317   DebugLoc dl = V.getDebugLoc();
4318   assert((VT.getSizeInBits() == 128 || VT.getSizeInBits() == 256)
4319          && "Vector size not supported");
4320
4321   if (VT.getSizeInBits() == 128) {
4322     V = DAG.getNode(ISD::BITCAST, dl, MVT::v4f32, V);
4323     int SplatMask[4] = { EltNo, EltNo, EltNo, EltNo };
4324     V = DAG.getVectorShuffle(MVT::v4f32, dl, V, DAG.getUNDEF(MVT::v4f32),
4325                              &SplatMask[0]);
4326   } else {
4327     // To use VPERMILPS to splat scalars, the second half of indicies must
4328     // refer to the higher part, which is a duplication of the lower one,
4329     // because VPERMILPS can only handle in-lane permutations.
4330     int SplatMask[8] = { EltNo, EltNo, EltNo, EltNo,
4331                          EltNo+4, EltNo+4, EltNo+4, EltNo+4 };
4332
4333     V = DAG.getNode(ISD::BITCAST, dl, MVT::v8f32, V);
4334     V = DAG.getVectorShuffle(MVT::v8f32, dl, V, DAG.getUNDEF(MVT::v8f32),
4335                              &SplatMask[0]);
4336   }
4337
4338   return DAG.getNode(ISD::BITCAST, dl, VT, V);
4339 }
4340
4341 /// PromoteSplat - Splat is promoted to target supported vector shuffles.
4342 static SDValue PromoteSplat(ShuffleVectorSDNode *SV, SelectionDAG &DAG) {
4343   EVT SrcVT = SV->getValueType(0);
4344   SDValue V1 = SV->getOperand(0);
4345   DebugLoc dl = SV->getDebugLoc();
4346
4347   int EltNo = SV->getSplatIndex();
4348   int NumElems = SrcVT.getVectorNumElements();
4349   unsigned Size = SrcVT.getSizeInBits();
4350
4351   assert(((Size == 128 && NumElems > 4) || Size == 256) &&
4352           "Unknown how to promote splat for type");
4353
4354   // Extract the 128-bit part containing the splat element and update
4355   // the splat element index when it refers to the higher register.
4356   if (Size == 256) {
4357     unsigned Idx = (EltNo >= NumElems/2) ? NumElems/2 : 0;
4358     V1 = Extract128BitVector(V1, DAG.getConstant(Idx, MVT::i32), DAG, dl);
4359     if (Idx > 0)
4360       EltNo -= NumElems/2;
4361   }
4362
4363   // All i16 and i8 vector types can't be used directly by a generic shuffle
4364   // instruction because the target has no such instruction. Generate shuffles
4365   // which repeat i16 and i8 several times until they fit in i32, and then can
4366   // be manipulated by target suported shuffles.
4367   EVT EltVT = SrcVT.getVectorElementType();
4368   if (EltVT == MVT::i8 || EltVT == MVT::i16)
4369     V1 = PromoteSplati8i16(V1, DAG, EltNo);
4370
4371   // Recreate the 256-bit vector and place the same 128-bit vector
4372   // into the low and high part. This is necessary because we want
4373   // to use VPERM* to shuffle the vectors
4374   if (Size == 256) {
4375     SDValue InsV = Insert128BitVector(DAG.getUNDEF(SrcVT), V1,
4376                          DAG.getConstant(0, MVT::i32), DAG, dl);
4377     V1 = Insert128BitVector(InsV, V1,
4378                DAG.getConstant(NumElems/2, MVT::i32), DAG, dl);
4379   }
4380
4381   return getLegalSplat(DAG, V1, EltNo);
4382 }
4383
4384 /// getShuffleVectorZeroOrUndef - Return a vector_shuffle of the specified
4385 /// vector of zero or undef vector.  This produces a shuffle where the low
4386 /// element of V2 is swizzled into the zero/undef vector, landing at element
4387 /// Idx.  This produces a shuffle mask like 4,1,2,3 (idx=0) or  0,1,2,4 (idx=3).
4388 static SDValue getShuffleVectorZeroOrUndef(SDValue V2, unsigned Idx,
4389                                            bool IsZero,
4390                                            const X86Subtarget *Subtarget,
4391                                            SelectionDAG &DAG) {
4392   EVT VT = V2.getValueType();
4393   SDValue V1 = IsZero
4394     ? getZeroVector(VT, Subtarget, DAG, V2.getDebugLoc()) : DAG.getUNDEF(VT);
4395   unsigned NumElems = VT.getVectorNumElements();
4396   SmallVector<int, 16> MaskVec;
4397   for (unsigned i = 0; i != NumElems; ++i)
4398     // If this is the insertion idx, put the low elt of V2 here.
4399     MaskVec.push_back(i == Idx ? NumElems : i);
4400   return DAG.getVectorShuffle(VT, V2.getDebugLoc(), V1, V2, &MaskVec[0]);
4401 }
4402
4403 /// getShuffleScalarElt - Returns the scalar element that will make up the ith
4404 /// element of the result of the vector shuffle.
4405 static SDValue getShuffleScalarElt(SDNode *N, int Index, SelectionDAG &DAG,
4406                                    unsigned Depth) {
4407   if (Depth == 6)
4408     return SDValue();  // Limit search depth.
4409
4410   SDValue V = SDValue(N, 0);
4411   EVT VT = V.getValueType();
4412   unsigned Opcode = V.getOpcode();
4413
4414   // Recurse into ISD::VECTOR_SHUFFLE node to find scalars.
4415   if (const ShuffleVectorSDNode *SV = dyn_cast<ShuffleVectorSDNode>(N)) {
4416     Index = SV->getMaskElt(Index);
4417
4418     if (Index < 0)
4419       return DAG.getUNDEF(VT.getVectorElementType());
4420
4421     unsigned NumElems = VT.getVectorNumElements();
4422     SDValue NewV = (Index < (int)NumElems) ? SV->getOperand(0)
4423                                            : SV->getOperand(1);
4424     return getShuffleScalarElt(NewV.getNode(), Index % NumElems, DAG, Depth+1);
4425   }
4426
4427   // Recurse into target specific vector shuffles to find scalars.
4428   if (isTargetShuffle(Opcode)) {
4429     unsigned NumElems = VT.getVectorNumElements();
4430     SmallVector<unsigned, 16> ShuffleMask;
4431     SDValue ImmN;
4432
4433     switch(Opcode) {
4434     case X86ISD::SHUFP:
4435       ImmN = N->getOperand(N->getNumOperands()-1);
4436       DecodeSHUFPMask(VT, cast<ConstantSDNode>(ImmN)->getZExtValue(),
4437                       ShuffleMask);
4438       break;
4439     case X86ISD::UNPCKH:
4440       DecodeUNPCKHMask(VT, ShuffleMask);
4441       break;
4442     case X86ISD::UNPCKL:
4443       DecodeUNPCKLMask(VT, ShuffleMask);
4444       break;
4445     case X86ISD::MOVHLPS:
4446       DecodeMOVHLPSMask(NumElems, ShuffleMask);
4447       break;
4448     case X86ISD::MOVLHPS:
4449       DecodeMOVLHPSMask(NumElems, ShuffleMask);
4450       break;
4451     case X86ISD::PSHUFD:
4452     case X86ISD::VPERMILP:
4453       ImmN = N->getOperand(N->getNumOperands()-1);
4454       DecodePSHUFMask(VT, cast<ConstantSDNode>(ImmN)->getZExtValue(),
4455                       ShuffleMask);
4456       break;
4457     case X86ISD::PSHUFHW:
4458       ImmN = N->getOperand(N->getNumOperands()-1);
4459       DecodePSHUFHWMask(cast<ConstantSDNode>(ImmN)->getZExtValue(),
4460                         ShuffleMask);
4461       break;
4462     case X86ISD::PSHUFLW:
4463       ImmN = N->getOperand(N->getNumOperands()-1);
4464       DecodePSHUFLWMask(cast<ConstantSDNode>(ImmN)->getZExtValue(),
4465                         ShuffleMask);
4466       break;
4467     case X86ISD::MOVSS:
4468     case X86ISD::MOVSD: {
4469       // The index 0 always comes from the first element of the second source,
4470       // this is why MOVSS and MOVSD are used in the first place. The other
4471       // elements come from the other positions of the first source vector.
4472       unsigned OpNum = (Index == 0) ? 1 : 0;
4473       return getShuffleScalarElt(V.getOperand(OpNum).getNode(), Index, DAG,
4474                                  Depth+1);
4475     }
4476     case X86ISD::VPERM2X128:
4477       ImmN = N->getOperand(N->getNumOperands()-1);
4478       DecodeVPERM2X128Mask(VT, cast<ConstantSDNode>(ImmN)->getZExtValue(),
4479                            ShuffleMask);
4480       break;
4481     case X86ISD::MOVDDUP:
4482     case X86ISD::MOVLHPD:
4483     case X86ISD::MOVLPD:
4484     case X86ISD::MOVLPS:
4485     case X86ISD::MOVSHDUP:
4486     case X86ISD::MOVSLDUP:
4487     case X86ISD::PALIGN:
4488       return SDValue(); // Not yet implemented.
4489     default: llvm_unreachable("unknown target shuffle node");
4490     }
4491
4492     Index = ShuffleMask[Index];
4493     if (Index < 0)
4494       return DAG.getUNDEF(VT.getVectorElementType());
4495
4496     SDValue NewV = (Index < (int)NumElems) ? N->getOperand(0)
4497                                            : N->getOperand(1);
4498     return getShuffleScalarElt(NewV.getNode(), Index % NumElems, DAG,
4499                                Depth+1);
4500   }
4501
4502   // Actual nodes that may contain scalar elements
4503   if (Opcode == ISD::BITCAST) {
4504     V = V.getOperand(0);
4505     EVT SrcVT = V.getValueType();
4506     unsigned NumElems = VT.getVectorNumElements();
4507
4508     if (!SrcVT.isVector() || SrcVT.getVectorNumElements() != NumElems)
4509       return SDValue();
4510   }
4511
4512   if (V.getOpcode() == ISD::SCALAR_TO_VECTOR)
4513     return (Index == 0) ? V.getOperand(0)
4514                           : DAG.getUNDEF(VT.getVectorElementType());
4515
4516   if (V.getOpcode() == ISD::BUILD_VECTOR)
4517     return V.getOperand(Index);
4518
4519   return SDValue();
4520 }
4521
4522 /// getNumOfConsecutiveZeros - Return the number of elements of a vector
4523 /// shuffle operation which come from a consecutively from a zero. The
4524 /// search can start in two different directions, from left or right.
4525 static
4526 unsigned getNumOfConsecutiveZeros(SDNode *N, int NumElems,
4527                                   bool ZerosFromLeft, SelectionDAG &DAG) {
4528   int i = 0;
4529
4530   while (i < NumElems) {
4531     unsigned Index = ZerosFromLeft ? i : NumElems-i-1;
4532     SDValue Elt = getShuffleScalarElt(N, Index, DAG, 0);
4533     if (!(Elt.getNode() &&
4534          (Elt.getOpcode() == ISD::UNDEF || X86::isZeroNode(Elt))))
4535       break;
4536     ++i;
4537   }
4538
4539   return i;
4540 }
4541
4542 /// isShuffleMaskConsecutive - Check if the shuffle mask indicies from MaskI to
4543 /// MaskE correspond consecutively to elements from one of the vector operands,
4544 /// starting from its index OpIdx. Also tell OpNum which source vector operand.
4545 static
4546 bool isShuffleMaskConsecutive(ShuffleVectorSDNode *SVOp, int MaskI, int MaskE,
4547                               int OpIdx, int NumElems, unsigned &OpNum) {
4548   bool SeenV1 = false;
4549   bool SeenV2 = false;
4550
4551   for (int i = MaskI; i <= MaskE; ++i, ++OpIdx) {
4552     int Idx = SVOp->getMaskElt(i);
4553     // Ignore undef indicies
4554     if (Idx < 0)
4555       continue;
4556
4557     if (Idx < NumElems)
4558       SeenV1 = true;
4559     else
4560       SeenV2 = true;
4561
4562     // Only accept consecutive elements from the same vector
4563     if ((Idx % NumElems != OpIdx) || (SeenV1 && SeenV2))
4564       return false;
4565   }
4566
4567   OpNum = SeenV1 ? 0 : 1;
4568   return true;
4569 }
4570
4571 /// isVectorShiftRight - Returns true if the shuffle can be implemented as a
4572 /// logical left shift of a vector.
4573 static bool isVectorShiftRight(ShuffleVectorSDNode *SVOp, SelectionDAG &DAG,
4574                                bool &isLeft, SDValue &ShVal, unsigned &ShAmt) {
4575   unsigned NumElems = SVOp->getValueType(0).getVectorNumElements();
4576   unsigned NumZeros = getNumOfConsecutiveZeros(SVOp, NumElems,
4577               false /* check zeros from right */, DAG);
4578   unsigned OpSrc;
4579
4580   if (!NumZeros)
4581     return false;
4582
4583   // Considering the elements in the mask that are not consecutive zeros,
4584   // check if they consecutively come from only one of the source vectors.
4585   //
4586   //               V1 = {X, A, B, C}     0
4587   //                         \  \  \    /
4588   //   vector_shuffle V1, V2 <1, 2, 3, X>
4589   //
4590   if (!isShuffleMaskConsecutive(SVOp,
4591             0,                   // Mask Start Index
4592             NumElems-NumZeros-1, // Mask End Index
4593             NumZeros,            // Where to start looking in the src vector
4594             NumElems,            // Number of elements in vector
4595             OpSrc))              // Which source operand ?
4596     return false;
4597
4598   isLeft = false;
4599   ShAmt = NumZeros;
4600   ShVal = SVOp->getOperand(OpSrc);
4601   return true;
4602 }
4603
4604 /// isVectorShiftLeft - Returns true if the shuffle can be implemented as a
4605 /// logical left shift of a vector.
4606 static bool isVectorShiftLeft(ShuffleVectorSDNode *SVOp, SelectionDAG &DAG,
4607                               bool &isLeft, SDValue &ShVal, unsigned &ShAmt) {
4608   unsigned NumElems = SVOp->getValueType(0).getVectorNumElements();
4609   unsigned NumZeros = getNumOfConsecutiveZeros(SVOp, NumElems,
4610               true /* check zeros from left */, DAG);
4611   unsigned OpSrc;
4612
4613   if (!NumZeros)
4614     return false;
4615
4616   // Considering the elements in the mask that are not consecutive zeros,
4617   // check if they consecutively come from only one of the source vectors.
4618   //
4619   //                           0    { A, B, X, X } = V2
4620   //                          / \    /  /
4621   //   vector_shuffle V1, V2 <X, X, 4, 5>
4622   //
4623   if (!isShuffleMaskConsecutive(SVOp,
4624             NumZeros,     // Mask Start Index
4625             NumElems-1,   // Mask End Index
4626             0,            // Where to start looking in the src vector
4627             NumElems,     // Number of elements in vector
4628             OpSrc))       // Which source operand ?
4629     return false;
4630
4631   isLeft = true;
4632   ShAmt = NumZeros;
4633   ShVal = SVOp->getOperand(OpSrc);
4634   return true;
4635 }
4636
4637 /// isVectorShift - Returns true if the shuffle can be implemented as a
4638 /// logical left or right shift of a vector.
4639 static bool isVectorShift(ShuffleVectorSDNode *SVOp, SelectionDAG &DAG,
4640                           bool &isLeft, SDValue &ShVal, unsigned &ShAmt) {
4641   // Although the logic below support any bitwidth size, there are no
4642   // shift instructions which handle more than 128-bit vectors.
4643   if (SVOp->getValueType(0).getSizeInBits() > 128)
4644     return false;
4645
4646   if (isVectorShiftLeft(SVOp, DAG, isLeft, ShVal, ShAmt) ||
4647       isVectorShiftRight(SVOp, DAG, isLeft, ShVal, ShAmt))
4648     return true;
4649
4650   return false;
4651 }
4652
4653 /// LowerBuildVectorv16i8 - Custom lower build_vector of v16i8.
4654 ///
4655 static SDValue LowerBuildVectorv16i8(SDValue Op, unsigned NonZeros,
4656                                        unsigned NumNonZero, unsigned NumZero,
4657                                        SelectionDAG &DAG,
4658                                        const X86Subtarget* Subtarget,
4659                                        const TargetLowering &TLI) {
4660   if (NumNonZero > 8)
4661     return SDValue();
4662
4663   DebugLoc dl = Op.getDebugLoc();
4664   SDValue V(0, 0);
4665   bool First = true;
4666   for (unsigned i = 0; i < 16; ++i) {
4667     bool ThisIsNonZero = (NonZeros & (1 << i)) != 0;
4668     if (ThisIsNonZero && First) {
4669       if (NumZero)
4670         V = getZeroVector(MVT::v8i16, Subtarget, DAG, dl);
4671       else
4672         V = DAG.getUNDEF(MVT::v8i16);
4673       First = false;
4674     }
4675
4676     if ((i & 1) != 0) {
4677       SDValue ThisElt(0, 0), LastElt(0, 0);
4678       bool LastIsNonZero = (NonZeros & (1 << (i-1))) != 0;
4679       if (LastIsNonZero) {
4680         LastElt = DAG.getNode(ISD::ZERO_EXTEND, dl,
4681                               MVT::i16, Op.getOperand(i-1));
4682       }
4683       if (ThisIsNonZero) {
4684         ThisElt = DAG.getNode(ISD::ZERO_EXTEND, dl, MVT::i16, Op.getOperand(i));
4685         ThisElt = DAG.getNode(ISD::SHL, dl, MVT::i16,
4686                               ThisElt, DAG.getConstant(8, MVT::i8));
4687         if (LastIsNonZero)
4688           ThisElt = DAG.getNode(ISD::OR, dl, MVT::i16, ThisElt, LastElt);
4689       } else
4690         ThisElt = LastElt;
4691
4692       if (ThisElt.getNode())
4693         V = DAG.getNode(ISD::INSERT_VECTOR_ELT, dl, MVT::v8i16, V, ThisElt,
4694                         DAG.getIntPtrConstant(i/2));
4695     }
4696   }
4697
4698   return DAG.getNode(ISD::BITCAST, dl, MVT::v16i8, V);
4699 }
4700
4701 /// LowerBuildVectorv8i16 - Custom lower build_vector of v8i16.
4702 ///
4703 static SDValue LowerBuildVectorv8i16(SDValue Op, unsigned NonZeros,
4704                                      unsigned NumNonZero, unsigned NumZero,
4705                                      SelectionDAG &DAG,
4706                                      const X86Subtarget* Subtarget,
4707                                      const TargetLowering &TLI) {
4708   if (NumNonZero > 4)
4709     return SDValue();
4710
4711   DebugLoc dl = Op.getDebugLoc();
4712   SDValue V(0, 0);
4713   bool First = true;
4714   for (unsigned i = 0; i < 8; ++i) {
4715     bool isNonZero = (NonZeros & (1 << i)) != 0;
4716     if (isNonZero) {
4717       if (First) {
4718         if (NumZero)
4719           V = getZeroVector(MVT::v8i16, Subtarget, DAG, dl);
4720         else
4721           V = DAG.getUNDEF(MVT::v8i16);
4722         First = false;
4723       }
4724       V = DAG.getNode(ISD::INSERT_VECTOR_ELT, dl,
4725                       MVT::v8i16, V, Op.getOperand(i),
4726                       DAG.getIntPtrConstant(i));
4727     }
4728   }
4729
4730   return V;
4731 }
4732
4733 /// getVShift - Return a vector logical shift node.
4734 ///
4735 static SDValue getVShift(bool isLeft, EVT VT, SDValue SrcOp,
4736                          unsigned NumBits, SelectionDAG &DAG,
4737                          const TargetLowering &TLI, DebugLoc dl) {
4738   assert(VT.getSizeInBits() == 128 && "Unknown type for VShift");
4739   EVT ShVT = MVT::v2i64;
4740   unsigned Opc = isLeft ? X86ISD::VSHLDQ : X86ISD::VSRLDQ;
4741   SrcOp = DAG.getNode(ISD::BITCAST, dl, ShVT, SrcOp);
4742   return DAG.getNode(ISD::BITCAST, dl, VT,
4743                      DAG.getNode(Opc, dl, ShVT, SrcOp,
4744                              DAG.getConstant(NumBits,
4745                                   TLI.getShiftAmountTy(SrcOp.getValueType()))));
4746 }
4747
4748 SDValue
4749 X86TargetLowering::LowerAsSplatVectorLoad(SDValue SrcOp, EVT VT, DebugLoc dl,
4750                                           SelectionDAG &DAG) const {
4751
4752   // Check if the scalar load can be widened into a vector load. And if
4753   // the address is "base + cst" see if the cst can be "absorbed" into
4754   // the shuffle mask.
4755   if (LoadSDNode *LD = dyn_cast<LoadSDNode>(SrcOp)) {
4756     SDValue Ptr = LD->getBasePtr();
4757     if (!ISD::isNormalLoad(LD) || LD->isVolatile())
4758       return SDValue();
4759     EVT PVT = LD->getValueType(0);
4760     if (PVT != MVT::i32 && PVT != MVT::f32)
4761       return SDValue();
4762
4763     int FI = -1;
4764     int64_t Offset = 0;
4765     if (FrameIndexSDNode *FINode = dyn_cast<FrameIndexSDNode>(Ptr)) {
4766       FI = FINode->getIndex();
4767       Offset = 0;
4768     } else if (DAG.isBaseWithConstantOffset(Ptr) &&
4769                isa<FrameIndexSDNode>(Ptr.getOperand(0))) {
4770       FI = cast<FrameIndexSDNode>(Ptr.getOperand(0))->getIndex();
4771       Offset = Ptr.getConstantOperandVal(1);
4772       Ptr = Ptr.getOperand(0);
4773     } else {
4774       return SDValue();
4775     }
4776
4777     // FIXME: 256-bit vector instructions don't require a strict alignment,
4778     // improve this code to support it better.
4779     unsigned RequiredAlign = VT.getSizeInBits()/8;
4780     SDValue Chain = LD->getChain();
4781     // Make sure the stack object alignment is at least 16 or 32.
4782     MachineFrameInfo *MFI = DAG.getMachineFunction().getFrameInfo();
4783     if (DAG.InferPtrAlignment(Ptr) < RequiredAlign) {
4784       if (MFI->isFixedObjectIndex(FI)) {
4785         // Can't change the alignment. FIXME: It's possible to compute
4786         // the exact stack offset and reference FI + adjust offset instead.
4787         // If someone *really* cares about this. That's the way to implement it.
4788         return SDValue();
4789       } else {
4790         MFI->setObjectAlignment(FI, RequiredAlign);
4791       }
4792     }
4793
4794     // (Offset % 16 or 32) must be multiple of 4. Then address is then
4795     // Ptr + (Offset & ~15).
4796     if (Offset < 0)
4797       return SDValue();
4798     if ((Offset % RequiredAlign) & 3)
4799       return SDValue();
4800     int64_t StartOffset = Offset & ~(RequiredAlign-1);
4801     if (StartOffset)
4802       Ptr = DAG.getNode(ISD::ADD, Ptr.getDebugLoc(), Ptr.getValueType(),
4803                         Ptr,DAG.getConstant(StartOffset, Ptr.getValueType()));
4804
4805     int EltNo = (Offset - StartOffset) >> 2;
4806     int NumElems = VT.getVectorNumElements();
4807
4808     EVT NVT = EVT::getVectorVT(*DAG.getContext(), PVT, NumElems);
4809     SDValue V1 = DAG.getLoad(NVT, dl, Chain, Ptr,
4810                              LD->getPointerInfo().getWithOffset(StartOffset),
4811                              false, false, false, 0);
4812
4813     SmallVector<int, 8> Mask;
4814     for (int i = 0; i < NumElems; ++i)
4815       Mask.push_back(EltNo);
4816
4817     return DAG.getVectorShuffle(NVT, dl, V1, DAG.getUNDEF(NVT), &Mask[0]);
4818   }
4819
4820   return SDValue();
4821 }
4822
4823 /// EltsFromConsecutiveLoads - Given the initializing elements 'Elts' of a
4824 /// vector of type 'VT', see if the elements can be replaced by a single large
4825 /// load which has the same value as a build_vector whose operands are 'elts'.
4826 ///
4827 /// Example: <load i32 *a, load i32 *a+4, undef, undef> -> zextload a
4828 ///
4829 /// FIXME: we'd also like to handle the case where the last elements are zero
4830 /// rather than undef via VZEXT_LOAD, but we do not detect that case today.
4831 /// There's even a handy isZeroNode for that purpose.
4832 static SDValue EltsFromConsecutiveLoads(EVT VT, SmallVectorImpl<SDValue> &Elts,
4833                                         DebugLoc &DL, SelectionDAG &DAG) {
4834   EVT EltVT = VT.getVectorElementType();
4835   unsigned NumElems = Elts.size();
4836
4837   LoadSDNode *LDBase = NULL;
4838   unsigned LastLoadedElt = -1U;
4839
4840   // For each element in the initializer, see if we've found a load or an undef.
4841   // If we don't find an initial load element, or later load elements are
4842   // non-consecutive, bail out.
4843   for (unsigned i = 0; i < NumElems; ++i) {
4844     SDValue Elt = Elts[i];
4845
4846     if (!Elt.getNode() ||
4847         (Elt.getOpcode() != ISD::UNDEF && !ISD::isNON_EXTLoad(Elt.getNode())))
4848       return SDValue();
4849     if (!LDBase) {
4850       if (Elt.getNode()->getOpcode() == ISD::UNDEF)
4851         return SDValue();
4852       LDBase = cast<LoadSDNode>(Elt.getNode());
4853       LastLoadedElt = i;
4854       continue;
4855     }
4856     if (Elt.getOpcode() == ISD::UNDEF)
4857       continue;
4858
4859     LoadSDNode *LD = cast<LoadSDNode>(Elt);
4860     if (!DAG.isConsecutiveLoad(LD, LDBase, EltVT.getSizeInBits()/8, i))
4861       return SDValue();
4862     LastLoadedElt = i;
4863   }
4864
4865   // If we have found an entire vector of loads and undefs, then return a large
4866   // load of the entire vector width starting at the base pointer.  If we found
4867   // consecutive loads for the low half, generate a vzext_load node.
4868   if (LastLoadedElt == NumElems - 1) {
4869     if (DAG.InferPtrAlignment(LDBase->getBasePtr()) >= 16)
4870       return DAG.getLoad(VT, DL, LDBase->getChain(), LDBase->getBasePtr(),
4871                          LDBase->getPointerInfo(),
4872                          LDBase->isVolatile(), LDBase->isNonTemporal(),
4873                          LDBase->isInvariant(), 0);
4874     return DAG.getLoad(VT, DL, LDBase->getChain(), LDBase->getBasePtr(),
4875                        LDBase->getPointerInfo(),
4876                        LDBase->isVolatile(), LDBase->isNonTemporal(),
4877                        LDBase->isInvariant(), LDBase->getAlignment());
4878   } else if (NumElems == 4 && LastLoadedElt == 1 &&
4879              DAG.getTargetLoweringInfo().isTypeLegal(MVT::v2i64)) {
4880     SDVTList Tys = DAG.getVTList(MVT::v2i64, MVT::Other);
4881     SDValue Ops[] = { LDBase->getChain(), LDBase->getBasePtr() };
4882     SDValue ResNode =
4883         DAG.getMemIntrinsicNode(X86ISD::VZEXT_LOAD, DL, Tys, Ops, 2, MVT::i64,
4884                                 LDBase->getPointerInfo(),
4885                                 LDBase->getAlignment(),
4886                                 false/*isVolatile*/, true/*ReadMem*/,
4887                                 false/*WriteMem*/);
4888     return DAG.getNode(ISD::BITCAST, DL, VT, ResNode);
4889   }
4890   return SDValue();
4891 }
4892
4893 /// isVectorBroadcast - Check if the node chain is suitable to be xformed to
4894 /// a vbroadcast node. We support two patterns:
4895 /// 1. A splat BUILD_VECTOR which uses a single scalar load.
4896 /// 2. A splat shuffle which uses a scalar_to_vector node which comes from
4897 /// a scalar load.
4898 /// The scalar load node is returned when a pattern is found,
4899 /// or SDValue() otherwise.
4900 static SDValue isVectorBroadcast(SDValue &Op, const X86Subtarget *Subtarget) {
4901   if (!Subtarget->hasAVX())
4902     return SDValue();
4903
4904   EVT VT = Op.getValueType();
4905   SDValue V = Op;
4906
4907   if (V.hasOneUse() && V.getOpcode() == ISD::BITCAST)
4908     V = V.getOperand(0);
4909
4910   //A suspected load to be broadcasted.
4911   SDValue Ld;
4912
4913   switch (V.getOpcode()) {
4914     default:
4915       // Unknown pattern found.
4916       return SDValue();
4917
4918     case ISD::BUILD_VECTOR: {
4919       // The BUILD_VECTOR node must be a splat.
4920       if (!isSplatVector(V.getNode()))
4921         return SDValue();
4922
4923       Ld = V.getOperand(0);
4924
4925       // The suspected load node has several users. Make sure that all
4926       // of its users are from the BUILD_VECTOR node.
4927       if (!Ld->hasNUsesOfValue(VT.getVectorNumElements(), 0))
4928         return SDValue();
4929       break;
4930     }
4931
4932     case ISD::VECTOR_SHUFFLE: {
4933       ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(Op);
4934
4935       // Shuffles must have a splat mask where the first element is
4936       // broadcasted.
4937       if ((!SVOp->isSplat()) || SVOp->getMaskElt(0) != 0)
4938         return SDValue();
4939
4940       SDValue Sc = Op.getOperand(0);
4941       if (Sc.getOpcode() != ISD::SCALAR_TO_VECTOR)
4942         return SDValue();
4943
4944       Ld = Sc.getOperand(0);
4945
4946       // The scalar_to_vector node and the suspected
4947       // load node must have exactly one user.
4948       if (!Sc.hasOneUse() || !Ld.hasOneUse())
4949         return SDValue();
4950       break;
4951     }
4952   }
4953
4954   // The scalar source must be a normal load.
4955   if (!ISD::isNormalLoad(Ld.getNode()))
4956     return SDValue();
4957
4958   // Reject loads that have uses of the chain result
4959   if (Ld->hasAnyUseOfValue(1))
4960     return SDValue();
4961
4962   bool Is256 = VT.getSizeInBits() == 256;
4963   bool Is128 = VT.getSizeInBits() == 128;
4964   unsigned ScalarSize = Ld.getValueType().getSizeInBits();
4965
4966   // VBroadcast to YMM
4967   if (Is256 && (ScalarSize == 32 || ScalarSize == 64))
4968     return Ld;
4969
4970   // VBroadcast to XMM
4971   if (Is128 && (ScalarSize == 32))
4972     return Ld;
4973
4974   // The integer check is needed for the 64-bit into 128-bit so it doesn't match
4975   // double since there is vbroadcastsd xmm
4976   if (Subtarget->hasAVX2() && Ld.getValueType().isInteger()) {
4977     // VBroadcast to YMM
4978     if (Is256 && (ScalarSize == 8 || ScalarSize == 16))
4979       return Ld;
4980
4981     // VBroadcast to XMM
4982     if (Is128 && (ScalarSize ==  8 || ScalarSize == 16 || ScalarSize == 64))
4983       return Ld;
4984   }
4985
4986   // Unsupported broadcast.
4987   return SDValue();
4988 }
4989
4990 SDValue
4991 X86TargetLowering::LowerBUILD_VECTOR(SDValue Op, SelectionDAG &DAG) const {
4992   DebugLoc dl = Op.getDebugLoc();
4993
4994   EVT VT = Op.getValueType();
4995   EVT ExtVT = VT.getVectorElementType();
4996   unsigned NumElems = Op.getNumOperands();
4997
4998   // Vectors containing all zeros can be matched by pxor and xorps later
4999   if (ISD::isBuildVectorAllZeros(Op.getNode())) {
5000     // Canonicalize this to <4 x i32> to 1) ensure the zero vectors are CSE'd
5001     // and 2) ensure that i64 scalars are eliminated on x86-32 hosts.
5002     if (VT == MVT::v4i32 || VT == MVT::v8i32)
5003       return Op;
5004
5005     return getZeroVector(VT, Subtarget, DAG, dl);
5006   }
5007
5008   // Vectors containing all ones can be matched by pcmpeqd on 128-bit width
5009   // vectors or broken into v4i32 operations on 256-bit vectors. AVX2 can use
5010   // vpcmpeqd on 256-bit vectors.
5011   if (ISD::isBuildVectorAllOnes(Op.getNode())) {
5012     if (VT == MVT::v4i32 || (VT == MVT::v8i32 && Subtarget->hasAVX2()))
5013       return Op;
5014
5015     return getOnesVector(VT, Subtarget->hasAVX2(), DAG, dl);
5016   }
5017
5018   SDValue LD = isVectorBroadcast(Op, Subtarget);
5019   if (LD.getNode())
5020     return DAG.getNode(X86ISD::VBROADCAST, dl, VT, LD);
5021
5022   unsigned EVTBits = ExtVT.getSizeInBits();
5023
5024   unsigned NumZero  = 0;
5025   unsigned NumNonZero = 0;
5026   unsigned NonZeros = 0;
5027   bool IsAllConstants = true;
5028   SmallSet<SDValue, 8> Values;
5029   for (unsigned i = 0; i < NumElems; ++i) {
5030     SDValue Elt = Op.getOperand(i);
5031     if (Elt.getOpcode() == ISD::UNDEF)
5032       continue;
5033     Values.insert(Elt);
5034     if (Elt.getOpcode() != ISD::Constant &&
5035         Elt.getOpcode() != ISD::ConstantFP)
5036       IsAllConstants = false;
5037     if (X86::isZeroNode(Elt))
5038       NumZero++;
5039     else {
5040       NonZeros |= (1 << i);
5041       NumNonZero++;
5042     }
5043   }
5044
5045   // All undef vector. Return an UNDEF.  All zero vectors were handled above.
5046   if (NumNonZero == 0)
5047     return DAG.getUNDEF(VT);
5048
5049   // Special case for single non-zero, non-undef, element.
5050   if (NumNonZero == 1) {
5051     unsigned Idx = CountTrailingZeros_32(NonZeros);
5052     SDValue Item = Op.getOperand(Idx);
5053
5054     // If this is an insertion of an i64 value on x86-32, and if the top bits of
5055     // the value are obviously zero, truncate the value to i32 and do the
5056     // insertion that way.  Only do this if the value is non-constant or if the
5057     // value is a constant being inserted into element 0.  It is cheaper to do
5058     // a constant pool load than it is to do a movd + shuffle.
5059     if (ExtVT == MVT::i64 && !Subtarget->is64Bit() &&
5060         (!IsAllConstants || Idx == 0)) {
5061       if (DAG.MaskedValueIsZero(Item, APInt::getBitsSet(64, 32, 64))) {
5062         // Handle SSE only.
5063         assert(VT == MVT::v2i64 && "Expected an SSE value type!");
5064         EVT VecVT = MVT::v4i32;
5065         unsigned VecElts = 4;
5066
5067         // Truncate the value (which may itself be a constant) to i32, and
5068         // convert it to a vector with movd (S2V+shuffle to zero extend).
5069         Item = DAG.getNode(ISD::TRUNCATE, dl, MVT::i32, Item);
5070         Item = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, VecVT, Item);
5071         Item = getShuffleVectorZeroOrUndef(Item, 0, true, Subtarget, DAG);
5072
5073         // Now we have our 32-bit value zero extended in the low element of
5074         // a vector.  If Idx != 0, swizzle it into place.
5075         if (Idx != 0) {
5076           SmallVector<int, 4> Mask;
5077           Mask.push_back(Idx);
5078           for (unsigned i = 1; i != VecElts; ++i)
5079             Mask.push_back(i);
5080           Item = DAG.getVectorShuffle(VecVT, dl, Item,
5081                                       DAG.getUNDEF(Item.getValueType()),
5082                                       &Mask[0]);
5083         }
5084         return DAG.getNode(ISD::BITCAST, dl, VT, Item);
5085       }
5086     }
5087
5088     // If we have a constant or non-constant insertion into the low element of
5089     // a vector, we can do this with SCALAR_TO_VECTOR + shuffle of zero into
5090     // the rest of the elements.  This will be matched as movd/movq/movss/movsd
5091     // depending on what the source datatype is.
5092     if (Idx == 0) {
5093       if (NumZero == 0)
5094         return DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, VT, Item);
5095
5096       if (ExtVT == MVT::i32 || ExtVT == MVT::f32 || ExtVT == MVT::f64 ||
5097           (ExtVT == MVT::i64 && Subtarget->is64Bit())) {
5098         if (VT.getSizeInBits() == 256) {
5099           SDValue ZeroVec = getZeroVector(VT, Subtarget, DAG, dl);
5100           return DAG.getNode(ISD::INSERT_VECTOR_ELT, dl, VT, ZeroVec,
5101                              Item, DAG.getIntPtrConstant(0));
5102         }
5103         assert(VT.getSizeInBits() == 128 && "Expected an SSE value type!");
5104         Item = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, VT, Item);
5105         // Turn it into a MOVL (i.e. movss, movsd, or movd) to a zero vector.
5106         return getShuffleVectorZeroOrUndef(Item, 0, true, Subtarget, DAG);
5107       }
5108
5109       if (ExtVT == MVT::i16 || ExtVT == MVT::i8) {
5110         Item = DAG.getNode(ISD::ZERO_EXTEND, dl, MVT::i32, Item);
5111         Item = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, MVT::v4i32, Item);
5112         if (VT.getSizeInBits() == 256) {
5113           SDValue ZeroVec = getZeroVector(MVT::v8i32, Subtarget, DAG, dl);
5114           Item = Insert128BitVector(ZeroVec, Item, DAG.getConstant(0, MVT::i32),
5115                                     DAG, dl);
5116         } else {
5117           assert(VT.getSizeInBits() == 128 && "Expected an SSE value type!");
5118           Item = getShuffleVectorZeroOrUndef(Item, 0, true, Subtarget, DAG);
5119         }
5120         return DAG.getNode(ISD::BITCAST, dl, VT, Item);
5121       }
5122     }
5123
5124     // Is it a vector logical left shift?
5125     if (NumElems == 2 && Idx == 1 &&
5126         X86::isZeroNode(Op.getOperand(0)) &&
5127         !X86::isZeroNode(Op.getOperand(1))) {
5128       unsigned NumBits = VT.getSizeInBits();
5129       return getVShift(true, VT,
5130                        DAG.getNode(ISD::SCALAR_TO_VECTOR, dl,
5131                                    VT, Op.getOperand(1)),
5132                        NumBits/2, DAG, *this, dl);
5133     }
5134
5135     if (IsAllConstants) // Otherwise, it's better to do a constpool load.
5136       return SDValue();
5137
5138     // Otherwise, if this is a vector with i32 or f32 elements, and the element
5139     // is a non-constant being inserted into an element other than the low one,
5140     // we can't use a constant pool load.  Instead, use SCALAR_TO_VECTOR (aka
5141     // movd/movss) to move this into the low element, then shuffle it into
5142     // place.
5143     if (EVTBits == 32) {
5144       Item = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, VT, Item);
5145
5146       // Turn it into a shuffle of zero and zero-extended scalar to vector.
5147       Item = getShuffleVectorZeroOrUndef(Item, 0, NumZero > 0, Subtarget, DAG);
5148       SmallVector<int, 8> MaskVec;
5149       for (unsigned i = 0; i < NumElems; i++)
5150         MaskVec.push_back(i == Idx ? 0 : 1);
5151       return DAG.getVectorShuffle(VT, dl, Item, DAG.getUNDEF(VT), &MaskVec[0]);
5152     }
5153   }
5154
5155   // Splat is obviously ok. Let legalizer expand it to a shuffle.
5156   if (Values.size() == 1) {
5157     if (EVTBits == 32) {
5158       // Instead of a shuffle like this:
5159       // shuffle (scalar_to_vector (load (ptr + 4))), undef, <0, 0, 0, 0>
5160       // Check if it's possible to issue this instead.
5161       // shuffle (vload ptr)), undef, <1, 1, 1, 1>
5162       unsigned Idx = CountTrailingZeros_32(NonZeros);
5163       SDValue Item = Op.getOperand(Idx);
5164       if (Op.getNode()->isOnlyUserOf(Item.getNode()))
5165         return LowerAsSplatVectorLoad(Item, VT, dl, DAG);
5166     }
5167     return SDValue();
5168   }
5169
5170   // A vector full of immediates; various special cases are already
5171   // handled, so this is best done with a single constant-pool load.
5172   if (IsAllConstants)
5173     return SDValue();
5174
5175   // For AVX-length vectors, build the individual 128-bit pieces and use
5176   // shuffles to put them in place.
5177   if (VT.getSizeInBits() == 256) {
5178     SmallVector<SDValue, 32> V;
5179     for (unsigned i = 0; i != NumElems; ++i)
5180       V.push_back(Op.getOperand(i));
5181
5182     EVT HVT = EVT::getVectorVT(*DAG.getContext(), ExtVT, NumElems/2);
5183
5184     // Build both the lower and upper subvector.
5185     SDValue Lower = DAG.getNode(ISD::BUILD_VECTOR, dl, HVT, &V[0], NumElems/2);
5186     SDValue Upper = DAG.getNode(ISD::BUILD_VECTOR, dl, HVT, &V[NumElems / 2],
5187                                 NumElems/2);
5188
5189     // Recreate the wider vector with the lower and upper part.
5190     SDValue Vec = Insert128BitVector(DAG.getNode(ISD::UNDEF, dl, VT), Lower,
5191                                 DAG.getConstant(0, MVT::i32), DAG, dl);
5192     return Insert128BitVector(Vec, Upper, DAG.getConstant(NumElems/2, MVT::i32),
5193                               DAG, dl);
5194   }
5195
5196   // Let legalizer expand 2-wide build_vectors.
5197   if (EVTBits == 64) {
5198     if (NumNonZero == 1) {
5199       // One half is zero or undef.
5200       unsigned Idx = CountTrailingZeros_32(NonZeros);
5201       SDValue V2 = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, VT,
5202                                  Op.getOperand(Idx));
5203       return getShuffleVectorZeroOrUndef(V2, Idx, true, Subtarget, DAG);
5204     }
5205     return SDValue();
5206   }
5207
5208   // If element VT is < 32 bits, convert it to inserts into a zero vector.
5209   if (EVTBits == 8 && NumElems == 16) {
5210     SDValue V = LowerBuildVectorv16i8(Op, NonZeros,NumNonZero,NumZero, DAG,
5211                                         Subtarget, *this);
5212     if (V.getNode()) return V;
5213   }
5214
5215   if (EVTBits == 16 && NumElems == 8) {
5216     SDValue V = LowerBuildVectorv8i16(Op, NonZeros,NumNonZero,NumZero, DAG,
5217                                       Subtarget, *this);
5218     if (V.getNode()) return V;
5219   }
5220
5221   // If element VT is == 32 bits, turn it into a number of shuffles.
5222   SmallVector<SDValue, 8> V(NumElems);
5223   if (NumElems == 4 && NumZero > 0) {
5224     for (unsigned i = 0; i < 4; ++i) {
5225       bool isZero = !(NonZeros & (1 << i));
5226       if (isZero)
5227         V[i] = getZeroVector(VT, Subtarget, DAG, dl);
5228       else
5229         V[i] = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, VT, Op.getOperand(i));
5230     }
5231
5232     for (unsigned i = 0; i < 2; ++i) {
5233       switch ((NonZeros & (0x3 << i*2)) >> (i*2)) {
5234         default: break;
5235         case 0:
5236           V[i] = V[i*2];  // Must be a zero vector.
5237           break;
5238         case 1:
5239           V[i] = getMOVL(DAG, dl, VT, V[i*2+1], V[i*2]);
5240           break;
5241         case 2:
5242           V[i] = getMOVL(DAG, dl, VT, V[i*2], V[i*2+1]);
5243           break;
5244         case 3:
5245           V[i] = getUnpackl(DAG, dl, VT, V[i*2], V[i*2+1]);
5246           break;
5247       }
5248     }
5249
5250     bool Reverse1 = (NonZeros & 0x3) == 2;
5251     bool Reverse2 = ((NonZeros & (0x3 << 2)) >> 2) == 2;
5252     int MaskVec[] = {
5253       Reverse1 ? 1 : 0,
5254       Reverse1 ? 0 : 1,
5255       static_cast<int>(Reverse2 ? NumElems+1 : NumElems),
5256       static_cast<int>(Reverse2 ? NumElems   : NumElems+1)
5257     };
5258     return DAG.getVectorShuffle(VT, dl, V[0], V[1], &MaskVec[0]);
5259   }
5260
5261   if (Values.size() > 1 && VT.getSizeInBits() == 128) {
5262     // Check for a build vector of consecutive loads.
5263     for (unsigned i = 0; i < NumElems; ++i)
5264       V[i] = Op.getOperand(i);
5265
5266     // Check for elements which are consecutive loads.
5267     SDValue LD = EltsFromConsecutiveLoads(VT, V, dl, DAG);
5268     if (LD.getNode())
5269       return LD;
5270
5271     // For SSE 4.1, use insertps to put the high elements into the low element.
5272     if (getSubtarget()->hasSSE41()) {
5273       SDValue Result;
5274       if (Op.getOperand(0).getOpcode() != ISD::UNDEF)
5275         Result = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, VT, Op.getOperand(0));
5276       else
5277         Result = DAG.getUNDEF(VT);
5278
5279       for (unsigned i = 1; i < NumElems; ++i) {
5280         if (Op.getOperand(i).getOpcode() == ISD::UNDEF) continue;
5281         Result = DAG.getNode(ISD::INSERT_VECTOR_ELT, dl, VT, Result,
5282                              Op.getOperand(i), DAG.getIntPtrConstant(i));
5283       }
5284       return Result;
5285     }
5286
5287     // Otherwise, expand into a number of unpckl*, start by extending each of
5288     // our (non-undef) elements to the full vector width with the element in the
5289     // bottom slot of the vector (which generates no code for SSE).
5290     for (unsigned i = 0; i < NumElems; ++i) {
5291       if (Op.getOperand(i).getOpcode() != ISD::UNDEF)
5292         V[i] = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, VT, Op.getOperand(i));
5293       else
5294         V[i] = DAG.getUNDEF(VT);
5295     }
5296
5297     // Next, we iteratively mix elements, e.g. for v4f32:
5298     //   Step 1: unpcklps 0, 2 ==> X: <?, ?, 2, 0>
5299     //         : unpcklps 1, 3 ==> Y: <?, ?, 3, 1>
5300     //   Step 2: unpcklps X, Y ==>    <3, 2, 1, 0>
5301     unsigned EltStride = NumElems >> 1;
5302     while (EltStride != 0) {
5303       for (unsigned i = 0; i < EltStride; ++i) {
5304         // If V[i+EltStride] is undef and this is the first round of mixing,
5305         // then it is safe to just drop this shuffle: V[i] is already in the
5306         // right place, the one element (since it's the first round) being
5307         // inserted as undef can be dropped.  This isn't safe for successive
5308         // rounds because they will permute elements within both vectors.
5309         if (V[i+EltStride].getOpcode() == ISD::UNDEF &&
5310             EltStride == NumElems/2)
5311           continue;
5312
5313         V[i] = getUnpackl(DAG, dl, VT, V[i], V[i + EltStride]);
5314       }
5315       EltStride >>= 1;
5316     }
5317     return V[0];
5318   }
5319   return SDValue();
5320 }
5321
5322 // LowerMMXCONCAT_VECTORS - We support concatenate two MMX registers and place
5323 // them in a MMX register.  This is better than doing a stack convert.
5324 static SDValue LowerMMXCONCAT_VECTORS(SDValue Op, SelectionDAG &DAG) {
5325   DebugLoc dl = Op.getDebugLoc();
5326   EVT ResVT = Op.getValueType();
5327
5328   assert(ResVT == MVT::v2i64 || ResVT == MVT::v4i32 ||
5329          ResVT == MVT::v8i16 || ResVT == MVT::v16i8);
5330   int Mask[2];
5331   SDValue InVec = DAG.getNode(ISD::BITCAST,dl, MVT::v1i64, Op.getOperand(0));
5332   SDValue VecOp = DAG.getNode(X86ISD::MOVQ2DQ, dl, MVT::v2i64, InVec);
5333   InVec = Op.getOperand(1);
5334   if (InVec.getOpcode() == ISD::SCALAR_TO_VECTOR) {
5335     unsigned NumElts = ResVT.getVectorNumElements();
5336     VecOp = DAG.getNode(ISD::BITCAST, dl, ResVT, VecOp);
5337     VecOp = DAG.getNode(ISD::INSERT_VECTOR_ELT, dl, ResVT, VecOp,
5338                        InVec.getOperand(0), DAG.getIntPtrConstant(NumElts/2+1));
5339   } else {
5340     InVec = DAG.getNode(ISD::BITCAST, dl, MVT::v1i64, InVec);
5341     SDValue VecOp2 = DAG.getNode(X86ISD::MOVQ2DQ, dl, MVT::v2i64, InVec);
5342     Mask[0] = 0; Mask[1] = 2;
5343     VecOp = DAG.getVectorShuffle(MVT::v2i64, dl, VecOp, VecOp2, Mask);
5344   }
5345   return DAG.getNode(ISD::BITCAST, dl, ResVT, VecOp);
5346 }
5347
5348 // LowerAVXCONCAT_VECTORS - 256-bit AVX can use the vinsertf128 instruction
5349 // to create 256-bit vectors from two other 128-bit ones.
5350 static SDValue LowerAVXCONCAT_VECTORS(SDValue Op, SelectionDAG &DAG) {
5351   DebugLoc dl = Op.getDebugLoc();
5352   EVT ResVT = Op.getValueType();
5353
5354   assert(ResVT.getSizeInBits() == 256 && "Value type must be 256-bit wide");
5355
5356   SDValue V1 = Op.getOperand(0);
5357   SDValue V2 = Op.getOperand(1);
5358   unsigned NumElems = ResVT.getVectorNumElements();
5359
5360   SDValue V = Insert128BitVector(DAG.getNode(ISD::UNDEF, dl, ResVT), V1,
5361                                  DAG.getConstant(0, MVT::i32), DAG, dl);
5362   return Insert128BitVector(V, V2, DAG.getConstant(NumElems/2, MVT::i32),
5363                             DAG, dl);
5364 }
5365
5366 SDValue
5367 X86TargetLowering::LowerCONCAT_VECTORS(SDValue Op, SelectionDAG &DAG) const {
5368   EVT ResVT = Op.getValueType();
5369
5370   assert(Op.getNumOperands() == 2);
5371   assert((ResVT.getSizeInBits() == 128 || ResVT.getSizeInBits() == 256) &&
5372          "Unsupported CONCAT_VECTORS for value type");
5373
5374   // We support concatenate two MMX registers and place them in a MMX register.
5375   // This is better than doing a stack convert.
5376   if (ResVT.is128BitVector())
5377     return LowerMMXCONCAT_VECTORS(Op, DAG);
5378
5379   // 256-bit AVX can use the vinsertf128 instruction to create 256-bit vectors
5380   // from two other 128-bit ones.
5381   return LowerAVXCONCAT_VECTORS(Op, DAG);
5382 }
5383
5384 // v8i16 shuffles - Prefer shuffles in the following order:
5385 // 1. [all]   pshuflw, pshufhw, optional move
5386 // 2. [ssse3] 1 x pshufb
5387 // 3. [ssse3] 2 x pshufb + 1 x por
5388 // 4. [all]   mov + pshuflw + pshufhw + N x (pextrw + pinsrw)
5389 SDValue
5390 X86TargetLowering::LowerVECTOR_SHUFFLEv8i16(SDValue Op,
5391                                             SelectionDAG &DAG) const {
5392   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(Op);
5393   SDValue V1 = SVOp->getOperand(0);
5394   SDValue V2 = SVOp->getOperand(1);
5395   DebugLoc dl = SVOp->getDebugLoc();
5396   SmallVector<int, 8> MaskVals;
5397
5398   // Determine if more than 1 of the words in each of the low and high quadwords
5399   // of the result come from the same quadword of one of the two inputs.  Undef
5400   // mask values count as coming from any quadword, for better codegen.
5401   unsigned LoQuad[] = { 0, 0, 0, 0 };
5402   unsigned HiQuad[] = { 0, 0, 0, 0 };
5403   std::bitset<4> InputQuads;
5404   for (unsigned i = 0; i < 8; ++i) {
5405     unsigned *Quad = i < 4 ? LoQuad : HiQuad;
5406     int EltIdx = SVOp->getMaskElt(i);
5407     MaskVals.push_back(EltIdx);
5408     if (EltIdx < 0) {
5409       ++Quad[0];
5410       ++Quad[1];
5411       ++Quad[2];
5412       ++Quad[3];
5413       continue;
5414     }
5415     ++Quad[EltIdx / 4];
5416     InputQuads.set(EltIdx / 4);
5417   }
5418
5419   int BestLoQuad = -1;
5420   unsigned MaxQuad = 1;
5421   for (unsigned i = 0; i < 4; ++i) {
5422     if (LoQuad[i] > MaxQuad) {
5423       BestLoQuad = i;
5424       MaxQuad = LoQuad[i];
5425     }
5426   }
5427
5428   int BestHiQuad = -1;
5429   MaxQuad = 1;
5430   for (unsigned i = 0; i < 4; ++i) {
5431     if (HiQuad[i] > MaxQuad) {
5432       BestHiQuad = i;
5433       MaxQuad = HiQuad[i];
5434     }
5435   }
5436
5437   // For SSSE3, If all 8 words of the result come from only 1 quadword of each
5438   // of the two input vectors, shuffle them into one input vector so only a
5439   // single pshufb instruction is necessary. If There are more than 2 input
5440   // quads, disable the next transformation since it does not help SSSE3.
5441   bool V1Used = InputQuads[0] || InputQuads[1];
5442   bool V2Used = InputQuads[2] || InputQuads[3];
5443   if (Subtarget->hasSSSE3()) {
5444     if (InputQuads.count() == 2 && V1Used && V2Used) {
5445       BestLoQuad = InputQuads[0] ? 0 : 1;
5446       BestHiQuad = InputQuads[2] ? 2 : 3;
5447     }
5448     if (InputQuads.count() > 2) {
5449       BestLoQuad = -1;
5450       BestHiQuad = -1;
5451     }
5452   }
5453
5454   // If BestLoQuad or BestHiQuad are set, shuffle the quads together and update
5455   // the shuffle mask.  If a quad is scored as -1, that means that it contains
5456   // words from all 4 input quadwords.
5457   SDValue NewV;
5458   if (BestLoQuad >= 0 || BestHiQuad >= 0) {
5459     int MaskV[] = {
5460       BestLoQuad < 0 ? 0 : BestLoQuad,
5461       BestHiQuad < 0 ? 1 : BestHiQuad
5462     };
5463     NewV = DAG.getVectorShuffle(MVT::v2i64, dl,
5464                   DAG.getNode(ISD::BITCAST, dl, MVT::v2i64, V1),
5465                   DAG.getNode(ISD::BITCAST, dl, MVT::v2i64, V2), &MaskV[0]);
5466     NewV = DAG.getNode(ISD::BITCAST, dl, MVT::v8i16, NewV);
5467
5468     // Rewrite the MaskVals and assign NewV to V1 if NewV now contains all the
5469     // source words for the shuffle, to aid later transformations.
5470     bool AllWordsInNewV = true;
5471     bool InOrder[2] = { true, true };
5472     for (unsigned i = 0; i != 8; ++i) {
5473       int idx = MaskVals[i];
5474       if (idx != (int)i)
5475         InOrder[i/4] = false;
5476       if (idx < 0 || (idx/4) == BestLoQuad || (idx/4) == BestHiQuad)
5477         continue;
5478       AllWordsInNewV = false;
5479       break;
5480     }
5481
5482     bool pshuflw = AllWordsInNewV, pshufhw = AllWordsInNewV;
5483     if (AllWordsInNewV) {
5484       for (int i = 0; i != 8; ++i) {
5485         int idx = MaskVals[i];
5486         if (idx < 0)
5487           continue;
5488         idx = MaskVals[i] = (idx / 4) == BestLoQuad ? (idx & 3) : (idx & 3) + 4;
5489         if ((idx != i) && idx < 4)
5490           pshufhw = false;
5491         if ((idx != i) && idx > 3)
5492           pshuflw = false;
5493       }
5494       V1 = NewV;
5495       V2Used = false;
5496       BestLoQuad = 0;
5497       BestHiQuad = 1;
5498     }
5499
5500     // If we've eliminated the use of V2, and the new mask is a pshuflw or
5501     // pshufhw, that's as cheap as it gets.  Return the new shuffle.
5502     if ((pshufhw && InOrder[0]) || (pshuflw && InOrder[1])) {
5503       unsigned Opc = pshufhw ? X86ISD::PSHUFHW : X86ISD::PSHUFLW;
5504       unsigned TargetMask = 0;
5505       NewV = DAG.getVectorShuffle(MVT::v8i16, dl, NewV,
5506                                   DAG.getUNDEF(MVT::v8i16), &MaskVals[0]);
5507       TargetMask = pshufhw ? X86::getShufflePSHUFHWImmediate(NewV.getNode()):
5508                              X86::getShufflePSHUFLWImmediate(NewV.getNode());
5509       V1 = NewV.getOperand(0);
5510       return getTargetShuffleNode(Opc, dl, MVT::v8i16, V1, TargetMask, DAG);
5511     }
5512   }
5513
5514   // If we have SSSE3, and all words of the result are from 1 input vector,
5515   // case 2 is generated, otherwise case 3 is generated.  If no SSSE3
5516   // is present, fall back to case 4.
5517   if (Subtarget->hasSSSE3()) {
5518     SmallVector<SDValue,16> pshufbMask;
5519
5520     // If we have elements from both input vectors, set the high bit of the
5521     // shuffle mask element to zero out elements that come from V2 in the V1
5522     // mask, and elements that come from V1 in the V2 mask, so that the two
5523     // results can be OR'd together.
5524     bool TwoInputs = V1Used && V2Used;
5525     for (unsigned i = 0; i != 8; ++i) {
5526       int EltIdx = MaskVals[i] * 2;
5527       if (TwoInputs && (EltIdx >= 16)) {
5528         pshufbMask.push_back(DAG.getConstant(0x80, MVT::i8));
5529         pshufbMask.push_back(DAG.getConstant(0x80, MVT::i8));
5530         continue;
5531       }
5532       pshufbMask.push_back(DAG.getConstant(EltIdx,   MVT::i8));
5533       pshufbMask.push_back(DAG.getConstant(EltIdx+1, MVT::i8));
5534     }
5535     V1 = DAG.getNode(ISD::BITCAST, dl, MVT::v16i8, V1);
5536     V1 = DAG.getNode(X86ISD::PSHUFB, dl, MVT::v16i8, V1,
5537                      DAG.getNode(ISD::BUILD_VECTOR, dl,
5538                                  MVT::v16i8, &pshufbMask[0], 16));
5539     if (!TwoInputs)
5540       return DAG.getNode(ISD::BITCAST, dl, MVT::v8i16, V1);
5541
5542     // Calculate the shuffle mask for the second input, shuffle it, and
5543     // OR it with the first shuffled input.
5544     pshufbMask.clear();
5545     for (unsigned i = 0; i != 8; ++i) {
5546       int EltIdx = MaskVals[i] * 2;
5547       if (EltIdx < 16) {
5548         pshufbMask.push_back(DAG.getConstant(0x80, MVT::i8));
5549         pshufbMask.push_back(DAG.getConstant(0x80, MVT::i8));
5550         continue;
5551       }
5552       pshufbMask.push_back(DAG.getConstant(EltIdx - 16, MVT::i8));
5553       pshufbMask.push_back(DAG.getConstant(EltIdx - 15, MVT::i8));
5554     }
5555     V2 = DAG.getNode(ISD::BITCAST, dl, MVT::v16i8, V2);
5556     V2 = DAG.getNode(X86ISD::PSHUFB, dl, MVT::v16i8, V2,
5557                      DAG.getNode(ISD::BUILD_VECTOR, dl,
5558                                  MVT::v16i8, &pshufbMask[0], 16));
5559     V1 = DAG.getNode(ISD::OR, dl, MVT::v16i8, V1, V2);
5560     return DAG.getNode(ISD::BITCAST, dl, MVT::v8i16, V1);
5561   }
5562
5563   // If BestLoQuad >= 0, generate a pshuflw to put the low elements in order,
5564   // and update MaskVals with new element order.
5565   std::bitset<8> InOrder;
5566   if (BestLoQuad >= 0) {
5567     int MaskV[] = { -1, -1, -1, -1, 4, 5, 6, 7 };
5568     for (int i = 0; i != 4; ++i) {
5569       int idx = MaskVals[i];
5570       if (idx < 0) {
5571         InOrder.set(i);
5572       } else if ((idx / 4) == BestLoQuad) {
5573         MaskV[i] = idx & 3;
5574         InOrder.set(i);
5575       }
5576     }
5577     NewV = DAG.getVectorShuffle(MVT::v8i16, dl, NewV, DAG.getUNDEF(MVT::v8i16),
5578                                 &MaskV[0]);
5579
5580     if (NewV.getOpcode() == ISD::VECTOR_SHUFFLE && Subtarget->hasSSSE3())
5581       NewV = getTargetShuffleNode(X86ISD::PSHUFLW, dl, MVT::v8i16,
5582                                NewV.getOperand(0),
5583                                X86::getShufflePSHUFLWImmediate(NewV.getNode()),
5584                                DAG);
5585   }
5586
5587   // If BestHi >= 0, generate a pshufhw to put the high elements in order,
5588   // and update MaskVals with the new element order.
5589   if (BestHiQuad >= 0) {
5590     int MaskV[] = { 0, 1, 2, 3, -1, -1, -1, -1 };
5591     for (unsigned i = 4; i != 8; ++i) {
5592       int idx = MaskVals[i];
5593       if (idx < 0) {
5594         InOrder.set(i);
5595       } else if ((idx / 4) == BestHiQuad) {
5596         MaskV[i] = (idx & 3) + 4;
5597         InOrder.set(i);
5598       }
5599     }
5600     NewV = DAG.getVectorShuffle(MVT::v8i16, dl, NewV, DAG.getUNDEF(MVT::v8i16),
5601                                 &MaskV[0]);
5602
5603     if (NewV.getOpcode() == ISD::VECTOR_SHUFFLE && Subtarget->hasSSSE3())
5604       NewV = getTargetShuffleNode(X86ISD::PSHUFHW, dl, MVT::v8i16,
5605                               NewV.getOperand(0),
5606                               X86::getShufflePSHUFHWImmediate(NewV.getNode()),
5607                               DAG);
5608   }
5609
5610   // In case BestHi & BestLo were both -1, which means each quadword has a word
5611   // from each of the four input quadwords, calculate the InOrder bitvector now
5612   // before falling through to the insert/extract cleanup.
5613   if (BestLoQuad == -1 && BestHiQuad == -1) {
5614     NewV = V1;
5615     for (int i = 0; i != 8; ++i)
5616       if (MaskVals[i] < 0 || MaskVals[i] == i)
5617         InOrder.set(i);
5618   }
5619
5620   // The other elements are put in the right place using pextrw and pinsrw.
5621   for (unsigned i = 0; i != 8; ++i) {
5622     if (InOrder[i])
5623       continue;
5624     int EltIdx = MaskVals[i];
5625     if (EltIdx < 0)
5626       continue;
5627     SDValue ExtOp = (EltIdx < 8)
5628     ? DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::i16, V1,
5629                   DAG.getIntPtrConstant(EltIdx))
5630     : DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::i16, V2,
5631                   DAG.getIntPtrConstant(EltIdx - 8));
5632     NewV = DAG.getNode(ISD::INSERT_VECTOR_ELT, dl, MVT::v8i16, NewV, ExtOp,
5633                        DAG.getIntPtrConstant(i));
5634   }
5635   return NewV;
5636 }
5637
5638 // v16i8 shuffles - Prefer shuffles in the following order:
5639 // 1. [ssse3] 1 x pshufb
5640 // 2. [ssse3] 2 x pshufb + 1 x por
5641 // 3. [all]   v8i16 shuffle + N x pextrw + rotate + pinsrw
5642 static
5643 SDValue LowerVECTOR_SHUFFLEv16i8(ShuffleVectorSDNode *SVOp,
5644                                  SelectionDAG &DAG,
5645                                  const X86TargetLowering &TLI) {
5646   SDValue V1 = SVOp->getOperand(0);
5647   SDValue V2 = SVOp->getOperand(1);
5648   DebugLoc dl = SVOp->getDebugLoc();
5649   ArrayRef<int> MaskVals = SVOp->getMask();
5650
5651   // If we have SSSE3, case 1 is generated when all result bytes come from
5652   // one of  the inputs.  Otherwise, case 2 is generated.  If no SSSE3 is
5653   // present, fall back to case 3.
5654   // FIXME: kill V2Only once shuffles are canonizalized by getNode.
5655   bool V1Only = true;
5656   bool V2Only = true;
5657   for (unsigned i = 0; i < 16; ++i) {
5658     int EltIdx = MaskVals[i];
5659     if (EltIdx < 0)
5660       continue;
5661     if (EltIdx < 16)
5662       V2Only = false;
5663     else
5664       V1Only = false;
5665   }
5666
5667   // If SSSE3, use 1 pshufb instruction per vector with elements in the result.
5668   if (TLI.getSubtarget()->hasSSSE3()) {
5669     SmallVector<SDValue,16> pshufbMask;
5670
5671     // If all result elements are from one input vector, then only translate
5672     // undef mask values to 0x80 (zero out result) in the pshufb mask.
5673     //
5674     // Otherwise, we have elements from both input vectors, and must zero out
5675     // elements that come from V2 in the first mask, and V1 in the second mask
5676     // so that we can OR them together.
5677     bool TwoInputs = !(V1Only || V2Only);
5678     for (unsigned i = 0; i != 16; ++i) {
5679       int EltIdx = MaskVals[i];
5680       if (EltIdx < 0 || (TwoInputs && EltIdx >= 16)) {
5681         pshufbMask.push_back(DAG.getConstant(0x80, MVT::i8));
5682         continue;
5683       }
5684       pshufbMask.push_back(DAG.getConstant(EltIdx, MVT::i8));
5685     }
5686     // If all the elements are from V2, assign it to V1 and return after
5687     // building the first pshufb.
5688     if (V2Only)
5689       V1 = V2;
5690     V1 = DAG.getNode(X86ISD::PSHUFB, dl, MVT::v16i8, V1,
5691                      DAG.getNode(ISD::BUILD_VECTOR, dl,
5692                                  MVT::v16i8, &pshufbMask[0], 16));
5693     if (!TwoInputs)
5694       return V1;
5695
5696     // Calculate the shuffle mask for the second input, shuffle it, and
5697     // OR it with the first shuffled input.
5698     pshufbMask.clear();
5699     for (unsigned i = 0; i != 16; ++i) {
5700       int EltIdx = MaskVals[i];
5701       if (EltIdx < 16) {
5702         pshufbMask.push_back(DAG.getConstant(0x80, MVT::i8));
5703         continue;
5704       }
5705       pshufbMask.push_back(DAG.getConstant(EltIdx - 16, MVT::i8));
5706     }
5707     V2 = DAG.getNode(X86ISD::PSHUFB, dl, MVT::v16i8, V2,
5708                      DAG.getNode(ISD::BUILD_VECTOR, dl,
5709                                  MVT::v16i8, &pshufbMask[0], 16));
5710     return DAG.getNode(ISD::OR, dl, MVT::v16i8, V1, V2);
5711   }
5712
5713   // No SSSE3 - Calculate in place words and then fix all out of place words
5714   // With 0-16 extracts & inserts.  Worst case is 16 bytes out of order from
5715   // the 16 different words that comprise the two doublequadword input vectors.
5716   V1 = DAG.getNode(ISD::BITCAST, dl, MVT::v8i16, V1);
5717   V2 = DAG.getNode(ISD::BITCAST, dl, MVT::v8i16, V2);
5718   SDValue NewV = V2Only ? V2 : V1;
5719   for (int i = 0; i != 8; ++i) {
5720     int Elt0 = MaskVals[i*2];
5721     int Elt1 = MaskVals[i*2+1];
5722
5723     // This word of the result is all undef, skip it.
5724     if (Elt0 < 0 && Elt1 < 0)
5725       continue;
5726
5727     // This word of the result is already in the correct place, skip it.
5728     if (V1Only && (Elt0 == i*2) && (Elt1 == i*2+1))
5729       continue;
5730     if (V2Only && (Elt0 == i*2+16) && (Elt1 == i*2+17))
5731       continue;
5732
5733     SDValue Elt0Src = Elt0 < 16 ? V1 : V2;
5734     SDValue Elt1Src = Elt1 < 16 ? V1 : V2;
5735     SDValue InsElt;
5736
5737     // If Elt0 and Elt1 are defined, are consecutive, and can be load
5738     // using a single extract together, load it and store it.
5739     if ((Elt0 >= 0) && ((Elt0 + 1) == Elt1) && ((Elt0 & 1) == 0)) {
5740       InsElt = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::i16, Elt1Src,
5741                            DAG.getIntPtrConstant(Elt1 / 2));
5742       NewV = DAG.getNode(ISD::INSERT_VECTOR_ELT, dl, MVT::v8i16, NewV, InsElt,
5743                         DAG.getIntPtrConstant(i));
5744       continue;
5745     }
5746
5747     // If Elt1 is defined, extract it from the appropriate source.  If the
5748     // source byte is not also odd, shift the extracted word left 8 bits
5749     // otherwise clear the bottom 8 bits if we need to do an or.
5750     if (Elt1 >= 0) {
5751       InsElt = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::i16, Elt1Src,
5752                            DAG.getIntPtrConstant(Elt1 / 2));
5753       if ((Elt1 & 1) == 0)
5754         InsElt = DAG.getNode(ISD::SHL, dl, MVT::i16, InsElt,
5755                              DAG.getConstant(8,
5756                                   TLI.getShiftAmountTy(InsElt.getValueType())));
5757       else if (Elt0 >= 0)
5758         InsElt = DAG.getNode(ISD::AND, dl, MVT::i16, InsElt,
5759                              DAG.getConstant(0xFF00, MVT::i16));
5760     }
5761     // If Elt0 is defined, extract it from the appropriate source.  If the
5762     // source byte is not also even, shift the extracted word right 8 bits. If
5763     // Elt1 was also defined, OR the extracted values together before
5764     // inserting them in the result.
5765     if (Elt0 >= 0) {
5766       SDValue InsElt0 = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::i16,
5767                                     Elt0Src, DAG.getIntPtrConstant(Elt0 / 2));
5768       if ((Elt0 & 1) != 0)
5769         InsElt0 = DAG.getNode(ISD::SRL, dl, MVT::i16, InsElt0,
5770                               DAG.getConstant(8,
5771                                  TLI.getShiftAmountTy(InsElt0.getValueType())));
5772       else if (Elt1 >= 0)
5773         InsElt0 = DAG.getNode(ISD::AND, dl, MVT::i16, InsElt0,
5774                              DAG.getConstant(0x00FF, MVT::i16));
5775       InsElt = Elt1 >= 0 ? DAG.getNode(ISD::OR, dl, MVT::i16, InsElt, InsElt0)
5776                          : InsElt0;
5777     }
5778     NewV = DAG.getNode(ISD::INSERT_VECTOR_ELT, dl, MVT::v8i16, NewV, InsElt,
5779                        DAG.getIntPtrConstant(i));
5780   }
5781   return DAG.getNode(ISD::BITCAST, dl, MVT::v16i8, NewV);
5782 }
5783
5784 /// RewriteAsNarrowerShuffle - Try rewriting v8i16 and v16i8 shuffles as 4 wide
5785 /// ones, or rewriting v4i32 / v4f32 as 2 wide ones if possible. This can be
5786 /// done when every pair / quad of shuffle mask elements point to elements in
5787 /// the right sequence. e.g.
5788 /// vector_shuffle X, Y, <2, 3, | 10, 11, | 0, 1, | 14, 15>
5789 static
5790 SDValue RewriteAsNarrowerShuffle(ShuffleVectorSDNode *SVOp,
5791                                  SelectionDAG &DAG, DebugLoc dl) {
5792   EVT VT = SVOp->getValueType(0);
5793   SDValue V1 = SVOp->getOperand(0);
5794   SDValue V2 = SVOp->getOperand(1);
5795   unsigned NumElems = VT.getVectorNumElements();
5796   unsigned NewWidth = (NumElems == 4) ? 2 : 4;
5797   EVT NewVT;
5798   switch (VT.getSimpleVT().SimpleTy) {
5799   default: llvm_unreachable("Unexpected!");
5800   case MVT::v4f32: NewVT = MVT::v2f64; break;
5801   case MVT::v4i32: NewVT = MVT::v2i64; break;
5802   case MVT::v8i16: NewVT = MVT::v4i32; break;
5803   case MVT::v16i8: NewVT = MVT::v4i32; break;
5804   }
5805
5806   int Scale = NumElems / NewWidth;
5807   SmallVector<int, 8> MaskVec;
5808   for (unsigned i = 0; i < NumElems; i += Scale) {
5809     int StartIdx = -1;
5810     for (int j = 0; j < Scale; ++j) {
5811       int EltIdx = SVOp->getMaskElt(i+j);
5812       if (EltIdx < 0)
5813         continue;
5814       if (StartIdx == -1)
5815         StartIdx = EltIdx - (EltIdx % Scale);
5816       if (EltIdx != StartIdx + j)
5817         return SDValue();
5818     }
5819     if (StartIdx == -1)
5820       MaskVec.push_back(-1);
5821     else
5822       MaskVec.push_back(StartIdx / Scale);
5823   }
5824
5825   V1 = DAG.getNode(ISD::BITCAST, dl, NewVT, V1);
5826   V2 = DAG.getNode(ISD::BITCAST, dl, NewVT, V2);
5827   return DAG.getVectorShuffle(NewVT, dl, V1, V2, &MaskVec[0]);
5828 }
5829
5830 /// getVZextMovL - Return a zero-extending vector move low node.
5831 ///
5832 static SDValue getVZextMovL(EVT VT, EVT OpVT,
5833                             SDValue SrcOp, SelectionDAG &DAG,
5834                             const X86Subtarget *Subtarget, DebugLoc dl) {
5835   if (VT == MVT::v2f64 || VT == MVT::v4f32) {
5836     LoadSDNode *LD = NULL;
5837     if (!isScalarLoadToVector(SrcOp.getNode(), &LD))
5838       LD = dyn_cast<LoadSDNode>(SrcOp);
5839     if (!LD) {
5840       // movssrr and movsdrr do not clear top bits. Try to use movd, movq
5841       // instead.
5842       MVT ExtVT = (OpVT == MVT::v2f64) ? MVT::i64 : MVT::i32;
5843       if ((ExtVT != MVT::i64 || Subtarget->is64Bit()) &&
5844           SrcOp.getOpcode() == ISD::SCALAR_TO_VECTOR &&
5845           SrcOp.getOperand(0).getOpcode() == ISD::BITCAST &&
5846           SrcOp.getOperand(0).getOperand(0).getValueType() == ExtVT) {
5847         // PR2108
5848         OpVT = (OpVT == MVT::v2f64) ? MVT::v2i64 : MVT::v4i32;
5849         return DAG.getNode(ISD::BITCAST, dl, VT,
5850                            DAG.getNode(X86ISD::VZEXT_MOVL, dl, OpVT,
5851                                        DAG.getNode(ISD::SCALAR_TO_VECTOR, dl,
5852                                                    OpVT,
5853                                                    SrcOp.getOperand(0)
5854                                                           .getOperand(0))));
5855       }
5856     }
5857   }
5858
5859   return DAG.getNode(ISD::BITCAST, dl, VT,
5860                      DAG.getNode(X86ISD::VZEXT_MOVL, dl, OpVT,
5861                                  DAG.getNode(ISD::BITCAST, dl,
5862                                              OpVT, SrcOp)));
5863 }
5864
5865 /// LowerVECTOR_SHUFFLE_256 - Handle all 256-bit wide vectors shuffles
5866 /// which could not be matched by any known target speficic shuffle
5867 static SDValue
5868 LowerVECTOR_SHUFFLE_256(ShuffleVectorSDNode *SVOp, SelectionDAG &DAG) {
5869   EVT VT = SVOp->getValueType(0);
5870
5871   unsigned NumElems = VT.getVectorNumElements();
5872   unsigned NumLaneElems = NumElems / 2;
5873
5874   int MinRange[2][2] = { { static_cast<int>(NumElems),
5875                            static_cast<int>(NumElems) },
5876                          { static_cast<int>(NumElems),
5877                            static_cast<int>(NumElems) } };
5878   int MaxRange[2][2] = { { -1, -1 }, { -1, -1 } };
5879
5880   // Collect used ranges for each source in each lane
5881   for (unsigned l = 0; l < 2; ++l) {
5882     unsigned LaneStart = l*NumLaneElems;
5883     for (unsigned i = 0; i != NumLaneElems; ++i) {
5884       int Idx = SVOp->getMaskElt(i+LaneStart);
5885       if (Idx < 0)
5886         continue;
5887
5888       int Input = 0;
5889       if (Idx >= (int)NumElems) {
5890         Idx -= NumElems;
5891         Input = 1;
5892       }
5893
5894       if (Idx > MaxRange[l][Input])
5895         MaxRange[l][Input] = Idx;
5896       if (Idx < MinRange[l][Input])
5897         MinRange[l][Input] = Idx;
5898     }
5899   }
5900
5901   // Make sure each range is 128-bits
5902   int ExtractIdx[2][2] = { { -1, -1 }, { -1, -1 } };
5903   for (unsigned l = 0; l < 2; ++l) {
5904     for (unsigned Input = 0; Input < 2; ++Input) {
5905       if (MinRange[l][Input] == (int)NumElems && MaxRange[l][Input] < 0)
5906         continue;
5907
5908       if (MinRange[l][Input] >= 0 && MaxRange[l][Input] < (int)NumLaneElems)
5909         ExtractIdx[l][Input] = 0;
5910       else if (MinRange[l][Input] >= (int)NumLaneElems &&
5911                MaxRange[l][Input] < (int)NumElems)
5912         ExtractIdx[l][Input] = NumLaneElems;
5913       else
5914         return SDValue();
5915     }
5916   }
5917
5918   DebugLoc dl = SVOp->getDebugLoc();
5919   MVT EltVT = VT.getVectorElementType().getSimpleVT();
5920   EVT NVT = MVT::getVectorVT(EltVT, NumElems/2);
5921
5922   SDValue Ops[2][2];
5923   for (unsigned l = 0; l < 2; ++l) {
5924     for (unsigned Input = 0; Input < 2; ++Input) {
5925       if (ExtractIdx[l][Input] >= 0)
5926         Ops[l][Input] = Extract128BitVector(SVOp->getOperand(Input),
5927                                 DAG.getConstant(ExtractIdx[l][Input], MVT::i32),
5928                                                 DAG, dl);
5929       else
5930         Ops[l][Input] = DAG.getUNDEF(NVT);
5931     }
5932   }
5933
5934   // Generate 128-bit shuffles
5935   SmallVector<int, 16> Mask1, Mask2;
5936   for (unsigned i = 0; i != NumLaneElems; ++i) {
5937     int Elt = SVOp->getMaskElt(i);
5938     if (Elt >= (int)NumElems) {
5939       Elt %= NumLaneElems;
5940       Elt += NumLaneElems;
5941     } else if (Elt >= 0) {
5942       Elt %= NumLaneElems;
5943     }
5944     Mask1.push_back(Elt);
5945   }
5946   for (unsigned i = NumLaneElems; i != NumElems; ++i) {
5947     int Elt = SVOp->getMaskElt(i);
5948     if (Elt >= (int)NumElems) {
5949       Elt %= NumLaneElems;
5950       Elt += NumLaneElems;
5951     } else if (Elt >= 0) {
5952       Elt %= NumLaneElems;
5953     }
5954     Mask2.push_back(Elt);
5955   }
5956
5957   SDValue Shuf1 = DAG.getVectorShuffle(NVT, dl, Ops[0][0], Ops[0][1], &Mask1[0]);
5958   SDValue Shuf2 = DAG.getVectorShuffle(NVT, dl, Ops[1][0], Ops[1][1], &Mask2[0]);
5959
5960   // Concatenate the result back
5961   SDValue V = Insert128BitVector(DAG.getNode(ISD::UNDEF, dl, VT), Shuf1,
5962                                  DAG.getConstant(0, MVT::i32), DAG, dl);
5963   return Insert128BitVector(V, Shuf2, DAG.getConstant(NumElems/2, MVT::i32),
5964                             DAG, dl);
5965 }
5966
5967 /// LowerVECTOR_SHUFFLE_128v4 - Handle all 128-bit wide vectors with
5968 /// 4 elements, and match them with several different shuffle types.
5969 static SDValue
5970 LowerVECTOR_SHUFFLE_128v4(ShuffleVectorSDNode *SVOp, SelectionDAG &DAG) {
5971   SDValue V1 = SVOp->getOperand(0);
5972   SDValue V2 = SVOp->getOperand(1);
5973   DebugLoc dl = SVOp->getDebugLoc();
5974   EVT VT = SVOp->getValueType(0);
5975
5976   assert(VT.getSizeInBits() == 128 && "Unsupported vector size");
5977
5978   std::pair<int, int> Locs[4];
5979   int Mask1[] = { -1, -1, -1, -1 };
5980   SmallVector<int, 8> PermMask(SVOp->getMask().begin(), SVOp->getMask().end());
5981
5982   unsigned NumHi = 0;
5983   unsigned NumLo = 0;
5984   for (unsigned i = 0; i != 4; ++i) {
5985     int Idx = PermMask[i];
5986     if (Idx < 0) {
5987       Locs[i] = std::make_pair(-1, -1);
5988     } else {
5989       assert(Idx < 8 && "Invalid VECTOR_SHUFFLE index!");
5990       if (Idx < 4) {
5991         Locs[i] = std::make_pair(0, NumLo);
5992         Mask1[NumLo] = Idx;
5993         NumLo++;
5994       } else {
5995         Locs[i] = std::make_pair(1, NumHi);
5996         if (2+NumHi < 4)
5997           Mask1[2+NumHi] = Idx;
5998         NumHi++;
5999       }
6000     }
6001   }
6002
6003   if (NumLo <= 2 && NumHi <= 2) {
6004     // If no more than two elements come from either vector. This can be
6005     // implemented with two shuffles. First shuffle gather the elements.
6006     // The second shuffle, which takes the first shuffle as both of its
6007     // vector operands, put the elements into the right order.
6008     V1 = DAG.getVectorShuffle(VT, dl, V1, V2, &Mask1[0]);
6009
6010     int Mask2[] = { -1, -1, -1, -1 };
6011
6012     for (unsigned i = 0; i != 4; ++i)
6013       if (Locs[i].first != -1) {
6014         unsigned Idx = (i < 2) ? 0 : 4;
6015         Idx += Locs[i].first * 2 + Locs[i].second;
6016         Mask2[i] = Idx;
6017       }
6018
6019     return DAG.getVectorShuffle(VT, dl, V1, V1, &Mask2[0]);
6020   } else if (NumLo == 3 || NumHi == 3) {
6021     // Otherwise, we must have three elements from one vector, call it X, and
6022     // one element from the other, call it Y.  First, use a shufps to build an
6023     // intermediate vector with the one element from Y and the element from X
6024     // that will be in the same half in the final destination (the indexes don't
6025     // matter). Then, use a shufps to build the final vector, taking the half
6026     // containing the element from Y from the intermediate, and the other half
6027     // from X.
6028     if (NumHi == 3) {
6029       // Normalize it so the 3 elements come from V1.
6030       CommuteVectorShuffleMask(PermMask, 4);
6031       std::swap(V1, V2);
6032     }
6033
6034     // Find the element from V2.
6035     unsigned HiIndex;
6036     for (HiIndex = 0; HiIndex < 3; ++HiIndex) {
6037       int Val = PermMask[HiIndex];
6038       if (Val < 0)
6039         continue;
6040       if (Val >= 4)
6041         break;
6042     }
6043
6044     Mask1[0] = PermMask[HiIndex];
6045     Mask1[1] = -1;
6046     Mask1[2] = PermMask[HiIndex^1];
6047     Mask1[3] = -1;
6048     V2 = DAG.getVectorShuffle(VT, dl, V1, V2, &Mask1[0]);
6049
6050     if (HiIndex >= 2) {
6051       Mask1[0] = PermMask[0];
6052       Mask1[1] = PermMask[1];
6053       Mask1[2] = HiIndex & 1 ? 6 : 4;
6054       Mask1[3] = HiIndex & 1 ? 4 : 6;
6055       return DAG.getVectorShuffle(VT, dl, V1, V2, &Mask1[0]);
6056     } else {
6057       Mask1[0] = HiIndex & 1 ? 2 : 0;
6058       Mask1[1] = HiIndex & 1 ? 0 : 2;
6059       Mask1[2] = PermMask[2];
6060       Mask1[3] = PermMask[3];
6061       if (Mask1[2] >= 0)
6062         Mask1[2] += 4;
6063       if (Mask1[3] >= 0)
6064         Mask1[3] += 4;
6065       return DAG.getVectorShuffle(VT, dl, V2, V1, &Mask1[0]);
6066     }
6067   }
6068
6069   // Break it into (shuffle shuffle_hi, shuffle_lo).
6070   int LoMask[] = { -1, -1, -1, -1 };
6071   int HiMask[] = { -1, -1, -1, -1 };
6072
6073   int *MaskPtr = LoMask;
6074   unsigned MaskIdx = 0;
6075   unsigned LoIdx = 0;
6076   unsigned HiIdx = 2;
6077   for (unsigned i = 0; i != 4; ++i) {
6078     if (i == 2) {
6079       MaskPtr = HiMask;
6080       MaskIdx = 1;
6081       LoIdx = 0;
6082       HiIdx = 2;
6083     }
6084     int Idx = PermMask[i];
6085     if (Idx < 0) {
6086       Locs[i] = std::make_pair(-1, -1);
6087     } else if (Idx < 4) {
6088       Locs[i] = std::make_pair(MaskIdx, LoIdx);
6089       MaskPtr[LoIdx] = Idx;
6090       LoIdx++;
6091     } else {
6092       Locs[i] = std::make_pair(MaskIdx, HiIdx);
6093       MaskPtr[HiIdx] = Idx;
6094       HiIdx++;
6095     }
6096   }
6097
6098   SDValue LoShuffle = DAG.getVectorShuffle(VT, dl, V1, V2, &LoMask[0]);
6099   SDValue HiShuffle = DAG.getVectorShuffle(VT, dl, V1, V2, &HiMask[0]);
6100   int MaskOps[] = { -1, -1, -1, -1 };
6101   for (unsigned i = 0; i != 4; ++i)
6102     if (Locs[i].first != -1)
6103       MaskOps[i] = Locs[i].first * 4 + Locs[i].second;
6104   return DAG.getVectorShuffle(VT, dl, LoShuffle, HiShuffle, &MaskOps[0]);
6105 }
6106
6107 static bool MayFoldVectorLoad(SDValue V) {
6108   if (V.hasOneUse() && V.getOpcode() == ISD::BITCAST)
6109     V = V.getOperand(0);
6110   if (V.hasOneUse() && V.getOpcode() == ISD::SCALAR_TO_VECTOR)
6111     V = V.getOperand(0);
6112   if (V.hasOneUse() && V.getOpcode() == ISD::BUILD_VECTOR &&
6113       V.getNumOperands() == 2 && V.getOperand(1).getOpcode() == ISD::UNDEF)
6114     // BUILD_VECTOR (load), undef
6115     V = V.getOperand(0);
6116   if (MayFoldLoad(V))
6117     return true;
6118   return false;
6119 }
6120
6121 // FIXME: the version above should always be used. Since there's
6122 // a bug where several vector shuffles can't be folded because the
6123 // DAG is not updated during lowering and a node claims to have two
6124 // uses while it only has one, use this version, and let isel match
6125 // another instruction if the load really happens to have more than
6126 // one use. Remove this version after this bug get fixed.
6127 // rdar://8434668, PR8156
6128 static bool RelaxedMayFoldVectorLoad(SDValue V) {
6129   if (V.hasOneUse() && V.getOpcode() == ISD::BITCAST)
6130     V = V.getOperand(0);
6131   if (V.hasOneUse() && V.getOpcode() == ISD::SCALAR_TO_VECTOR)
6132     V = V.getOperand(0);
6133   if (ISD::isNormalLoad(V.getNode()))
6134     return true;
6135   return false;
6136 }
6137
6138 /// CanFoldShuffleIntoVExtract - Check if the current shuffle is used by
6139 /// a vector extract, and if both can be later optimized into a single load.
6140 /// This is done in visitEXTRACT_VECTOR_ELT and the conditions are checked
6141 /// here because otherwise a target specific shuffle node is going to be
6142 /// emitted for this shuffle, and the optimization not done.
6143 /// FIXME: This is probably not the best approach, but fix the problem
6144 /// until the right path is decided.
6145 static
6146 bool CanXFormVExtractWithShuffleIntoLoad(SDValue V, SelectionDAG &DAG,
6147                                          const TargetLowering &TLI) {
6148   EVT VT = V.getValueType();
6149   ShuffleVectorSDNode *SVOp = dyn_cast<ShuffleVectorSDNode>(V);
6150
6151   // Be sure that the vector shuffle is present in a pattern like this:
6152   // (vextract (v4f32 shuffle (load $addr), <1,u,u,u>), c) -> (f32 load $addr)
6153   if (!V.hasOneUse())
6154     return false;
6155
6156   SDNode *N = *V.getNode()->use_begin();
6157   if (N->getOpcode() != ISD::EXTRACT_VECTOR_ELT)
6158     return false;
6159
6160   SDValue EltNo = N->getOperand(1);
6161   if (!isa<ConstantSDNode>(EltNo))
6162     return false;
6163
6164   // If the bit convert changed the number of elements, it is unsafe
6165   // to examine the mask.
6166   bool HasShuffleIntoBitcast = false;
6167   if (V.getOpcode() == ISD::BITCAST) {
6168     EVT SrcVT = V.getOperand(0).getValueType();
6169     if (SrcVT.getVectorNumElements() != VT.getVectorNumElements())
6170       return false;
6171     V = V.getOperand(0);
6172     HasShuffleIntoBitcast = true;
6173   }
6174
6175   // Select the input vector, guarding against out of range extract vector.
6176   unsigned NumElems = VT.getVectorNumElements();
6177   unsigned Elt = cast<ConstantSDNode>(EltNo)->getZExtValue();
6178   int Idx = (Elt > NumElems) ? -1 : SVOp->getMaskElt(Elt);
6179   V = (Idx < (int)NumElems) ? V.getOperand(0) : V.getOperand(1);
6180
6181   // If we are accessing the upper part of a YMM register
6182   // then the EXTRACT_VECTOR_ELT is likely to be legalized to a sequence of
6183   // EXTRACT_SUBVECTOR + EXTRACT_VECTOR_ELT, which are not detected at this point
6184   // because the legalization of N did not happen yet.
6185   if (Idx >= (int)NumElems/2 && VT.getSizeInBits() == 256)
6186     return false;
6187
6188   // Skip one more bit_convert if necessary
6189   if (V.getOpcode() == ISD::BITCAST)
6190     V = V.getOperand(0);
6191
6192   if (!ISD::isNormalLoad(V.getNode()))
6193     return false;
6194
6195   // Is the original load suitable?
6196   LoadSDNode *LN0 = cast<LoadSDNode>(V);
6197
6198   if (!LN0 || !LN0->hasNUsesOfValue(1,0) || LN0->isVolatile())
6199     return false;
6200
6201   if (!HasShuffleIntoBitcast)
6202     return true;
6203
6204   // If there's a bitcast before the shuffle, check if the load type and
6205   // alignment is valid.
6206   unsigned Align = LN0->getAlignment();
6207   unsigned NewAlign =
6208     TLI.getTargetData()->getABITypeAlignment(
6209                                   VT.getTypeForEVT(*DAG.getContext()));
6210
6211   if (NewAlign > Align || !TLI.isOperationLegalOrCustom(ISD::LOAD, VT))
6212     return false;
6213
6214   return true;
6215 }
6216
6217 static
6218 SDValue getMOVDDup(SDValue &Op, DebugLoc &dl, SDValue V1, SelectionDAG &DAG) {
6219   EVT VT = Op.getValueType();
6220
6221   // Canonizalize to v2f64.
6222   V1 = DAG.getNode(ISD::BITCAST, dl, MVT::v2f64, V1);
6223   return DAG.getNode(ISD::BITCAST, dl, VT,
6224                      getTargetShuffleNode(X86ISD::MOVDDUP, dl, MVT::v2f64,
6225                                           V1, DAG));
6226 }
6227
6228 static
6229 SDValue getMOVLowToHigh(SDValue &Op, DebugLoc &dl, SelectionDAG &DAG,
6230                         bool HasSSE2) {
6231   SDValue V1 = Op.getOperand(0);
6232   SDValue V2 = Op.getOperand(1);
6233   EVT VT = Op.getValueType();
6234
6235   assert(VT != MVT::v2i64 && "unsupported shuffle type");
6236
6237   if (HasSSE2 && VT == MVT::v2f64)
6238     return getTargetShuffleNode(X86ISD::MOVLHPD, dl, VT, V1, V2, DAG);
6239
6240   // v4f32 or v4i32: canonizalized to v4f32 (which is legal for SSE1)
6241   return DAG.getNode(ISD::BITCAST, dl, VT,
6242                      getTargetShuffleNode(X86ISD::MOVLHPS, dl, MVT::v4f32,
6243                            DAG.getNode(ISD::BITCAST, dl, MVT::v4f32, V1),
6244                            DAG.getNode(ISD::BITCAST, dl, MVT::v4f32, V2), DAG));
6245 }
6246
6247 static
6248 SDValue getMOVHighToLow(SDValue &Op, DebugLoc &dl, SelectionDAG &DAG) {
6249   SDValue V1 = Op.getOperand(0);
6250   SDValue V2 = Op.getOperand(1);
6251   EVT VT = Op.getValueType();
6252
6253   assert((VT == MVT::v4i32 || VT == MVT::v4f32) &&
6254          "unsupported shuffle type");
6255
6256   if (V2.getOpcode() == ISD::UNDEF)
6257     V2 = V1;
6258
6259   // v4i32 or v4f32
6260   return getTargetShuffleNode(X86ISD::MOVHLPS, dl, VT, V1, V2, DAG);
6261 }
6262
6263 static
6264 SDValue getMOVLP(SDValue &Op, DebugLoc &dl, SelectionDAG &DAG, bool HasSSE2) {
6265   SDValue V1 = Op.getOperand(0);
6266   SDValue V2 = Op.getOperand(1);
6267   EVT VT = Op.getValueType();
6268   unsigned NumElems = VT.getVectorNumElements();
6269
6270   // Use MOVLPS and MOVLPD in case V1 or V2 are loads. During isel, the second
6271   // operand of these instructions is only memory, so check if there's a
6272   // potencial load folding here, otherwise use SHUFPS or MOVSD to match the
6273   // same masks.
6274   bool CanFoldLoad = false;
6275
6276   // Trivial case, when V2 comes from a load.
6277   if (MayFoldVectorLoad(V2))
6278     CanFoldLoad = true;
6279
6280   // When V1 is a load, it can be folded later into a store in isel, example:
6281   //  (store (v4f32 (X86Movlps (load addr:$src1), VR128:$src2)), addr:$src1)
6282   //    turns into:
6283   //  (MOVLPSmr addr:$src1, VR128:$src2)
6284   // So, recognize this potential and also use MOVLPS or MOVLPD
6285   else if (MayFoldVectorLoad(V1) && MayFoldIntoStore(Op))
6286     CanFoldLoad = true;
6287
6288   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(Op);
6289   if (CanFoldLoad) {
6290     if (HasSSE2 && NumElems == 2)
6291       return getTargetShuffleNode(X86ISD::MOVLPD, dl, VT, V1, V2, DAG);
6292
6293     if (NumElems == 4)
6294       // If we don't care about the second element, procede to use movss.
6295       if (SVOp->getMaskElt(1) != -1)
6296         return getTargetShuffleNode(X86ISD::MOVLPS, dl, VT, V1, V2, DAG);
6297   }
6298
6299   // movl and movlp will both match v2i64, but v2i64 is never matched by
6300   // movl earlier because we make it strict to avoid messing with the movlp load
6301   // folding logic (see the code above getMOVLP call). Match it here then,
6302   // this is horrible, but will stay like this until we move all shuffle
6303   // matching to x86 specific nodes. Note that for the 1st condition all
6304   // types are matched with movsd.
6305   if (HasSSE2) {
6306     // FIXME: isMOVLMask should be checked and matched before getMOVLP,
6307     // as to remove this logic from here, as much as possible
6308     if (NumElems == 2 || !X86::isMOVLMask(SVOp))
6309       return getTargetShuffleNode(X86ISD::MOVSD, dl, VT, V1, V2, DAG);
6310     return getTargetShuffleNode(X86ISD::MOVSS, dl, VT, V1, V2, DAG);
6311   }
6312
6313   assert(VT != MVT::v4i32 && "unsupported shuffle type");
6314
6315   // Invert the operand order and use SHUFPS to match it.
6316   return getTargetShuffleNode(X86ISD::SHUFP, dl, VT, V2, V1,
6317                               X86::getShuffleSHUFImmediate(SVOp), DAG);
6318 }
6319
6320 static
6321 SDValue NormalizeVectorShuffle(SDValue Op, SelectionDAG &DAG,
6322                                const TargetLowering &TLI,
6323                                const X86Subtarget *Subtarget) {
6324   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(Op);
6325   EVT VT = Op.getValueType();
6326   DebugLoc dl = Op.getDebugLoc();
6327   SDValue V1 = Op.getOperand(0);
6328   SDValue V2 = Op.getOperand(1);
6329
6330   if (isZeroShuffle(SVOp))
6331     return getZeroVector(VT, Subtarget, DAG, dl);
6332
6333   // Handle splat operations
6334   if (SVOp->isSplat()) {
6335     unsigned NumElem = VT.getVectorNumElements();
6336     int Size = VT.getSizeInBits();
6337     // Special case, this is the only place now where it's allowed to return
6338     // a vector_shuffle operation without using a target specific node, because
6339     // *hopefully* it will be optimized away by the dag combiner. FIXME: should
6340     // this be moved to DAGCombine instead?
6341     if (NumElem <= 4 && CanXFormVExtractWithShuffleIntoLoad(Op, DAG, TLI))
6342       return Op;
6343
6344     // Use vbroadcast whenever the splat comes from a foldable load
6345     SDValue LD = isVectorBroadcast(Op, Subtarget);
6346     if (LD.getNode())
6347       return DAG.getNode(X86ISD::VBROADCAST, dl, VT, LD);
6348
6349     // Handle splats by matching through known shuffle masks
6350     if ((Size == 128 && NumElem <= 4) ||
6351         (Size == 256 && NumElem < 8))
6352       return SDValue();
6353
6354     // All remaning splats are promoted to target supported vector shuffles.
6355     return PromoteSplat(SVOp, DAG);
6356   }
6357
6358   // If the shuffle can be profitably rewritten as a narrower shuffle, then
6359   // do it!
6360   if (VT == MVT::v8i16 || VT == MVT::v16i8) {
6361     SDValue NewOp = RewriteAsNarrowerShuffle(SVOp, DAG, dl);
6362     if (NewOp.getNode())
6363       return DAG.getNode(ISD::BITCAST, dl, VT, NewOp);
6364   } else if ((VT == MVT::v4i32 ||
6365              (VT == MVT::v4f32 && Subtarget->hasSSE2()))) {
6366     // FIXME: Figure out a cleaner way to do this.
6367     // Try to make use of movq to zero out the top part.
6368     if (ISD::isBuildVectorAllZeros(V2.getNode())) {
6369       SDValue NewOp = RewriteAsNarrowerShuffle(SVOp, DAG, dl);
6370       if (NewOp.getNode()) {
6371         if (isCommutedMOVL(cast<ShuffleVectorSDNode>(NewOp), true, false))
6372           return getVZextMovL(VT, NewOp.getValueType(), NewOp.getOperand(0),
6373                               DAG, Subtarget, dl);
6374       }
6375     } else if (ISD::isBuildVectorAllZeros(V1.getNode())) {
6376       SDValue NewOp = RewriteAsNarrowerShuffle(SVOp, DAG, dl);
6377       if (NewOp.getNode() && X86::isMOVLMask(cast<ShuffleVectorSDNode>(NewOp)))
6378         return getVZextMovL(VT, NewOp.getValueType(), NewOp.getOperand(1),
6379                             DAG, Subtarget, dl);
6380     }
6381   }
6382   return SDValue();
6383 }
6384
6385 SDValue
6386 X86TargetLowering::LowerVECTOR_SHUFFLE(SDValue Op, SelectionDAG &DAG) const {
6387   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(Op);
6388   SDValue V1 = Op.getOperand(0);
6389   SDValue V2 = Op.getOperand(1);
6390   EVT VT = Op.getValueType();
6391   DebugLoc dl = Op.getDebugLoc();
6392   unsigned NumElems = VT.getVectorNumElements();
6393   bool V1IsUndef = V1.getOpcode() == ISD::UNDEF;
6394   bool V2IsUndef = V2.getOpcode() == ISD::UNDEF;
6395   bool V1IsSplat = false;
6396   bool V2IsSplat = false;
6397   bool HasSSE2 = Subtarget->hasSSE2();
6398   bool HasAVX    = Subtarget->hasAVX();
6399   bool HasAVX2   = Subtarget->hasAVX2();
6400   MachineFunction &MF = DAG.getMachineFunction();
6401   bool OptForSize = MF.getFunction()->hasFnAttr(Attribute::OptimizeForSize);
6402
6403   assert(VT.getSizeInBits() != 64 && "Can't lower MMX shuffles");
6404
6405   if (V1IsUndef && V2IsUndef)
6406     return DAG.getUNDEF(VT);
6407
6408   assert(!V1IsUndef && "Op 1 of shuffle should not be undef");
6409
6410   // Vector shuffle lowering takes 3 steps:
6411   //
6412   // 1) Normalize the input vectors. Here splats, zeroed vectors, profitable
6413   //    narrowing and commutation of operands should be handled.
6414   // 2) Matching of shuffles with known shuffle masks to x86 target specific
6415   //    shuffle nodes.
6416   // 3) Rewriting of unmatched masks into new generic shuffle operations,
6417   //    so the shuffle can be broken into other shuffles and the legalizer can
6418   //    try the lowering again.
6419   //
6420   // The general idea is that no vector_shuffle operation should be left to
6421   // be matched during isel, all of them must be converted to a target specific
6422   // node here.
6423
6424   // Normalize the input vectors. Here splats, zeroed vectors, profitable
6425   // narrowing and commutation of operands should be handled. The actual code
6426   // doesn't include all of those, work in progress...
6427   SDValue NewOp = NormalizeVectorShuffle(Op, DAG, *this, Subtarget);
6428   if (NewOp.getNode())
6429     return NewOp;
6430
6431   // NOTE: isPSHUFDMask can also match both masks below (unpckl_undef and
6432   // unpckh_undef). Only use pshufd if speed is more important than size.
6433   if (OptForSize && X86::isUNPCKL_v_undef_Mask(SVOp, HasAVX2))
6434     return getTargetShuffleNode(X86ISD::UNPCKL, dl, VT, V1, V1, DAG);
6435   if (OptForSize && X86::isUNPCKH_v_undef_Mask(SVOp, HasAVX2))
6436     return getTargetShuffleNode(X86ISD::UNPCKH, dl, VT, V1, V1, DAG);
6437
6438   if (X86::isMOVDDUPMask(SVOp) && Subtarget->hasSSE3() &&
6439       V2IsUndef && RelaxedMayFoldVectorLoad(V1))
6440     return getMOVDDup(Op, dl, V1, DAG);
6441
6442   if (X86::isMOVHLPS_v_undef_Mask(SVOp))
6443     return getMOVHighToLow(Op, dl, DAG);
6444
6445   // Use to match splats
6446   if (HasSSE2 && X86::isUNPCKHMask(SVOp, HasAVX2) && V2IsUndef &&
6447       (VT == MVT::v2f64 || VT == MVT::v2i64))
6448     return getTargetShuffleNode(X86ISD::UNPCKH, dl, VT, V1, V1, DAG);
6449
6450   if (X86::isPSHUFDMask(SVOp)) {
6451     // The actual implementation will match the mask in the if above and then
6452     // during isel it can match several different instructions, not only pshufd
6453     // as its name says, sad but true, emulate the behavior for now...
6454     if (X86::isMOVDDUPMask(SVOp) && ((VT == MVT::v4f32 || VT == MVT::v2i64)))
6455         return getTargetShuffleNode(X86ISD::MOVLHPS, dl, VT, V1, V1, DAG);
6456
6457     unsigned TargetMask = X86::getShuffleSHUFImmediate(SVOp);
6458
6459     if (HasAVX && (VT == MVT::v4f32 || VT == MVT::v2f64))
6460       return getTargetShuffleNode(X86ISD::VPERMILP, dl, VT, V1, TargetMask, DAG);
6461
6462     if (HasSSE2 && (VT == MVT::v4f32 || VT == MVT::v4i32))
6463       return getTargetShuffleNode(X86ISD::PSHUFD, dl, VT, V1, TargetMask, DAG);
6464
6465     return getTargetShuffleNode(X86ISD::SHUFP, dl, VT, V1, V1,
6466                                 TargetMask, DAG);
6467   }
6468
6469   // Check if this can be converted into a logical shift.
6470   bool isLeft = false;
6471   unsigned ShAmt = 0;
6472   SDValue ShVal;
6473   bool isShift = HasSSE2 && isVectorShift(SVOp, DAG, isLeft, ShVal, ShAmt);
6474   if (isShift && ShVal.hasOneUse()) {
6475     // If the shifted value has multiple uses, it may be cheaper to use
6476     // v_set0 + movlhps or movhlps, etc.
6477     EVT EltVT = VT.getVectorElementType();
6478     ShAmt *= EltVT.getSizeInBits();
6479     return getVShift(isLeft, VT, ShVal, ShAmt, DAG, *this, dl);
6480   }
6481
6482   if (X86::isMOVLMask(SVOp)) {
6483     if (ISD::isBuildVectorAllZeros(V1.getNode()))
6484       return getVZextMovL(VT, VT, V2, DAG, Subtarget, dl);
6485     if (!X86::isMOVLPMask(SVOp)) {
6486       if (HasSSE2 && (VT == MVT::v2i64 || VT == MVT::v2f64))
6487         return getTargetShuffleNode(X86ISD::MOVSD, dl, VT, V1, V2, DAG);
6488
6489       if (VT == MVT::v4i32 || VT == MVT::v4f32)
6490         return getTargetShuffleNode(X86ISD::MOVSS, dl, VT, V1, V2, DAG);
6491     }
6492   }
6493
6494   // FIXME: fold these into legal mask.
6495   if (X86::isMOVLHPSMask(SVOp) && !X86::isUNPCKLMask(SVOp, HasAVX2))
6496     return getMOVLowToHigh(Op, dl, DAG, HasSSE2);
6497
6498   if (X86::isMOVHLPSMask(SVOp))
6499     return getMOVHighToLow(Op, dl, DAG);
6500
6501   if (X86::isMOVSHDUPMask(SVOp, Subtarget))
6502     return getTargetShuffleNode(X86ISD::MOVSHDUP, dl, VT, V1, DAG);
6503
6504   if (X86::isMOVSLDUPMask(SVOp, Subtarget))
6505     return getTargetShuffleNode(X86ISD::MOVSLDUP, dl, VT, V1, DAG);
6506
6507   if (X86::isMOVLPMask(SVOp))
6508     return getMOVLP(Op, dl, DAG, HasSSE2);
6509
6510   if (ShouldXformToMOVHLPS(SVOp) ||
6511       ShouldXformToMOVLP(V1.getNode(), V2.getNode(), SVOp))
6512     return CommuteVectorShuffle(SVOp, DAG);
6513
6514   if (isShift) {
6515     // No better options. Use a vshldq / vsrldq.
6516     EVT EltVT = VT.getVectorElementType();
6517     ShAmt *= EltVT.getSizeInBits();
6518     return getVShift(isLeft, VT, ShVal, ShAmt, DAG, *this, dl);
6519   }
6520
6521   bool Commuted = false;
6522   // FIXME: This should also accept a bitcast of a splat?  Be careful, not
6523   // 1,1,1,1 -> v8i16 though.
6524   V1IsSplat = isSplatVector(V1.getNode());
6525   V2IsSplat = isSplatVector(V2.getNode());
6526
6527   SmallVector<int, 8> M(SVOp->getMask().begin(), SVOp->getMask().end());
6528
6529   // Canonicalize the splat or undef, if present, to be on the RHS.
6530   if (!V2IsUndef && V1IsSplat && !V2IsSplat) {
6531     CommuteVectorShuffleMask(M, NumElems);
6532     std::swap(V1, V2);
6533     std::swap(V1IsSplat, V2IsSplat);
6534     Commuted = true;
6535   }
6536
6537   if (isCommutedMOVLMask(M, VT, V2IsSplat, V2IsUndef)) {
6538     // Shuffling low element of v1 into undef, just return v1.
6539     if (V2IsUndef)
6540       return V1;
6541     // If V2 is a splat, the mask may be malformed such as <4,3,3,3>, which
6542     // the instruction selector will not match, so get a canonical MOVL with
6543     // swapped operands to undo the commute.
6544     return getMOVL(DAG, dl, VT, V2, V1);
6545   }
6546
6547   if (isUNPCKLMask(M, VT, HasAVX2))
6548     return getTargetShuffleNode(X86ISD::UNPCKL, dl, VT, V1, V2, DAG);
6549
6550   if (isUNPCKHMask(M, VT, HasAVX2))
6551     return getTargetShuffleNode(X86ISD::UNPCKH, dl, VT, V1, V2, DAG);
6552
6553   if (V2IsSplat) {
6554     // Normalize mask so all entries that point to V2 points to its first
6555     // element then try to match unpck{h|l} again. If match, return a
6556     // new vector_shuffle with the corrected mask.p
6557     SmallVector<int, 8> NewMask(M.begin(), M.end());
6558     NormalizeMask(NewMask, NumElems);
6559     if (isUNPCKLMask(NewMask, VT, HasAVX2, true)) {
6560       return getTargetShuffleNode(X86ISD::UNPCKL, dl, VT, V1, V2, DAG);
6561     } else if (isUNPCKHMask(NewMask, VT, HasAVX2, true)) {
6562       return getTargetShuffleNode(X86ISD::UNPCKH, dl, VT, V1, V2, DAG);
6563     }
6564   }
6565
6566   if (Commuted) {
6567     // Commute is back and try unpck* again.
6568     // FIXME: this seems wrong.
6569     CommuteVectorShuffleMask(M, NumElems);
6570     std::swap(V1, V2);
6571     std::swap(V1IsSplat, V2IsSplat);
6572     Commuted = false;
6573
6574     if (isUNPCKLMask(M, VT, HasAVX2))
6575       return getTargetShuffleNode(X86ISD::UNPCKL, dl, VT, V1, V2, DAG);
6576
6577     if (isUNPCKHMask(M, VT, HasAVX2))
6578       return getTargetShuffleNode(X86ISD::UNPCKH, dl, VT, V1, V2, DAG);
6579   }
6580
6581   // Normalize the node to match x86 shuffle ops if needed
6582   if (!V2IsUndef && (isSHUFPMask(M, VT, HasAVX, /* Commuted */ true)))
6583     return CommuteVectorShuffle(SVOp, DAG);
6584
6585   // The checks below are all present in isShuffleMaskLegal, but they are
6586   // inlined here right now to enable us to directly emit target specific
6587   // nodes, and remove one by one until they don't return Op anymore.
6588
6589   if (isPALIGNRMask(M, VT, Subtarget))
6590     return getTargetShuffleNode(X86ISD::PALIGN, dl, VT, V1, V2,
6591                                 getShufflePALIGNRImmediate(SVOp),
6592                                 DAG);
6593
6594   if (ShuffleVectorSDNode::isSplatMask(&M[0], VT) &&
6595       SVOp->getSplatIndex() == 0 && V2IsUndef) {
6596     if (VT == MVT::v2f64 || VT == MVT::v2i64)
6597       return getTargetShuffleNode(X86ISD::UNPCKL, dl, VT, V1, V1, DAG);
6598   }
6599
6600   if (isPSHUFHWMask(M, VT))
6601     return getTargetShuffleNode(X86ISD::PSHUFHW, dl, VT, V1,
6602                                 X86::getShufflePSHUFHWImmediate(SVOp),
6603                                 DAG);
6604
6605   if (isPSHUFLWMask(M, VT))
6606     return getTargetShuffleNode(X86ISD::PSHUFLW, dl, VT, V1,
6607                                 X86::getShufflePSHUFLWImmediate(SVOp),
6608                                 DAG);
6609
6610   if (isSHUFPMask(M, VT, HasAVX))
6611     return getTargetShuffleNode(X86ISD::SHUFP, dl, VT, V1, V2,
6612                                 X86::getShuffleSHUFImmediate(SVOp), DAG);
6613
6614   if (isUNPCKL_v_undef_Mask(M, VT, HasAVX2))
6615     return getTargetShuffleNode(X86ISD::UNPCKL, dl, VT, V1, V1, DAG);
6616   if (isUNPCKH_v_undef_Mask(M, VT, HasAVX2))
6617     return getTargetShuffleNode(X86ISD::UNPCKH, dl, VT, V1, V1, DAG);
6618
6619   //===--------------------------------------------------------------------===//
6620   // Generate target specific nodes for 128 or 256-bit shuffles only
6621   // supported in the AVX instruction set.
6622   //
6623
6624   // Handle VMOVDDUPY permutations
6625   if (V2IsUndef && isMOVDDUPYMask(M, VT, HasAVX))
6626     return getTargetShuffleNode(X86ISD::MOVDDUP, dl, VT, V1, DAG);
6627
6628   // Handle VPERMILPS/D* permutations
6629   if (isVPERMILPMask(M, VT, HasAVX)) {
6630     if (HasAVX2 && VT == MVT::v8i32)
6631       return getTargetShuffleNode(X86ISD::PSHUFD, dl, VT, V1,
6632                                   X86::getShuffleSHUFImmediate(SVOp), DAG);
6633     return getTargetShuffleNode(X86ISD::VPERMILP, dl, VT, V1,
6634                                 X86::getShuffleSHUFImmediate(SVOp), DAG);
6635   }
6636
6637   // Handle VPERM2F128/VPERM2I128 permutations
6638   if (isVPERM2X128Mask(M, VT, HasAVX))
6639     return getTargetShuffleNode(X86ISD::VPERM2X128, dl, VT, V1,
6640                                 V2, getShuffleVPERM2X128Immediate(SVOp), DAG);
6641
6642   //===--------------------------------------------------------------------===//
6643   // Since no target specific shuffle was selected for this generic one,
6644   // lower it into other known shuffles. FIXME: this isn't true yet, but
6645   // this is the plan.
6646   //
6647
6648   // Handle v8i16 specifically since SSE can do byte extraction and insertion.
6649   if (VT == MVT::v8i16) {
6650     SDValue NewOp = LowerVECTOR_SHUFFLEv8i16(Op, DAG);
6651     if (NewOp.getNode())
6652       return NewOp;
6653   }
6654
6655   if (VT == MVT::v16i8) {
6656     SDValue NewOp = LowerVECTOR_SHUFFLEv16i8(SVOp, DAG, *this);
6657     if (NewOp.getNode())
6658       return NewOp;
6659   }
6660
6661   // Handle all 128-bit wide vectors with 4 elements, and match them with
6662   // several different shuffle types.
6663   if (NumElems == 4 && VT.getSizeInBits() == 128)
6664     return LowerVECTOR_SHUFFLE_128v4(SVOp, DAG);
6665
6666   // Handle general 256-bit shuffles
6667   if (VT.is256BitVector())
6668     return LowerVECTOR_SHUFFLE_256(SVOp, DAG);
6669
6670   return SDValue();
6671 }
6672
6673 SDValue
6674 X86TargetLowering::LowerEXTRACT_VECTOR_ELT_SSE4(SDValue Op,
6675                                                 SelectionDAG &DAG) const {
6676   EVT VT = Op.getValueType();
6677   DebugLoc dl = Op.getDebugLoc();
6678
6679   if (Op.getOperand(0).getValueType().getSizeInBits() != 128)
6680     return SDValue();
6681
6682   if (VT.getSizeInBits() == 8) {
6683     SDValue Extract = DAG.getNode(X86ISD::PEXTRB, dl, MVT::i32,
6684                                     Op.getOperand(0), Op.getOperand(1));
6685     SDValue Assert  = DAG.getNode(ISD::AssertZext, dl, MVT::i32, Extract,
6686                                     DAG.getValueType(VT));
6687     return DAG.getNode(ISD::TRUNCATE, dl, VT, Assert);
6688   } else if (VT.getSizeInBits() == 16) {
6689     unsigned Idx = cast<ConstantSDNode>(Op.getOperand(1))->getZExtValue();
6690     // If Idx is 0, it's cheaper to do a move instead of a pextrw.
6691     if (Idx == 0)
6692       return DAG.getNode(ISD::TRUNCATE, dl, MVT::i16,
6693                          DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::i32,
6694                                      DAG.getNode(ISD::BITCAST, dl,
6695                                                  MVT::v4i32,
6696                                                  Op.getOperand(0)),
6697                                      Op.getOperand(1)));
6698     SDValue Extract = DAG.getNode(X86ISD::PEXTRW, dl, MVT::i32,
6699                                     Op.getOperand(0), Op.getOperand(1));
6700     SDValue Assert  = DAG.getNode(ISD::AssertZext, dl, MVT::i32, Extract,
6701                                     DAG.getValueType(VT));
6702     return DAG.getNode(ISD::TRUNCATE, dl, VT, Assert);
6703   } else if (VT == MVT::f32) {
6704     // EXTRACTPS outputs to a GPR32 register which will require a movd to copy
6705     // the result back to FR32 register. It's only worth matching if the
6706     // result has a single use which is a store or a bitcast to i32.  And in
6707     // the case of a store, it's not worth it if the index is a constant 0,
6708     // because a MOVSSmr can be used instead, which is smaller and faster.
6709     if (!Op.hasOneUse())
6710       return SDValue();
6711     SDNode *User = *Op.getNode()->use_begin();
6712     if ((User->getOpcode() != ISD::STORE ||
6713          (isa<ConstantSDNode>(Op.getOperand(1)) &&
6714           cast<ConstantSDNode>(Op.getOperand(1))->isNullValue())) &&
6715         (User->getOpcode() != ISD::BITCAST ||
6716          User->getValueType(0) != MVT::i32))
6717       return SDValue();
6718     SDValue Extract = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::i32,
6719                                   DAG.getNode(ISD::BITCAST, dl, MVT::v4i32,
6720                                               Op.getOperand(0)),
6721                                               Op.getOperand(1));
6722     return DAG.getNode(ISD::BITCAST, dl, MVT::f32, Extract);
6723   } else if (VT == MVT::i32 || VT == MVT::i64) {
6724     // ExtractPS/pextrq works with constant index.
6725     if (isa<ConstantSDNode>(Op.getOperand(1)))
6726       return Op;
6727   }
6728   return SDValue();
6729 }
6730
6731
6732 SDValue
6733 X86TargetLowering::LowerEXTRACT_VECTOR_ELT(SDValue Op,
6734                                            SelectionDAG &DAG) const {
6735   if (!isa<ConstantSDNode>(Op.getOperand(1)))
6736     return SDValue();
6737
6738   SDValue Vec = Op.getOperand(0);
6739   EVT VecVT = Vec.getValueType();
6740
6741   // If this is a 256-bit vector result, first extract the 128-bit vector and
6742   // then extract the element from the 128-bit vector.
6743   if (VecVT.getSizeInBits() == 256) {
6744     DebugLoc dl = Op.getNode()->getDebugLoc();
6745     unsigned NumElems = VecVT.getVectorNumElements();
6746     SDValue Idx = Op.getOperand(1);
6747     unsigned IdxVal = cast<ConstantSDNode>(Idx)->getZExtValue();
6748
6749     // Get the 128-bit vector.
6750     bool Upper = IdxVal >= NumElems/2;
6751     Vec = Extract128BitVector(Vec,
6752                     DAG.getConstant(Upper ? NumElems/2 : 0, MVT::i32), DAG, dl);
6753
6754     return DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, Op.getValueType(), Vec,
6755                     Upper ? DAG.getConstant(IdxVal-NumElems/2, MVT::i32) : Idx);
6756   }
6757
6758   assert(Vec.getValueSizeInBits() <= 128 && "Unexpected vector length");
6759
6760   if (Subtarget->hasSSE41()) {
6761     SDValue Res = LowerEXTRACT_VECTOR_ELT_SSE4(Op, DAG);
6762     if (Res.getNode())
6763       return Res;
6764   }
6765
6766   EVT VT = Op.getValueType();
6767   DebugLoc dl = Op.getDebugLoc();
6768   // TODO: handle v16i8.
6769   if (VT.getSizeInBits() == 16) {
6770     SDValue Vec = Op.getOperand(0);
6771     unsigned Idx = cast<ConstantSDNode>(Op.getOperand(1))->getZExtValue();
6772     if (Idx == 0)
6773       return DAG.getNode(ISD::TRUNCATE, dl, MVT::i16,
6774                          DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::i32,
6775                                      DAG.getNode(ISD::BITCAST, dl,
6776                                                  MVT::v4i32, Vec),
6777                                      Op.getOperand(1)));
6778     // Transform it so it match pextrw which produces a 32-bit result.
6779     EVT EltVT = MVT::i32;
6780     SDValue Extract = DAG.getNode(X86ISD::PEXTRW, dl, EltVT,
6781                                     Op.getOperand(0), Op.getOperand(1));
6782     SDValue Assert  = DAG.getNode(ISD::AssertZext, dl, EltVT, Extract,
6783                                     DAG.getValueType(VT));
6784     return DAG.getNode(ISD::TRUNCATE, dl, VT, Assert);
6785   } else if (VT.getSizeInBits() == 32) {
6786     unsigned Idx = cast<ConstantSDNode>(Op.getOperand(1))->getZExtValue();
6787     if (Idx == 0)
6788       return Op;
6789
6790     // SHUFPS the element to the lowest double word, then movss.
6791     int Mask[4] = { static_cast<int>(Idx), -1, -1, -1 };
6792     EVT VVT = Op.getOperand(0).getValueType();
6793     SDValue Vec = DAG.getVectorShuffle(VVT, dl, Op.getOperand(0),
6794                                        DAG.getUNDEF(VVT), Mask);
6795     return DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, VT, Vec,
6796                        DAG.getIntPtrConstant(0));
6797   } else if (VT.getSizeInBits() == 64) {
6798     // FIXME: .td only matches this for <2 x f64>, not <2 x i64> on 32b
6799     // FIXME: seems like this should be unnecessary if mov{h,l}pd were taught
6800     //        to match extract_elt for f64.
6801     unsigned Idx = cast<ConstantSDNode>(Op.getOperand(1))->getZExtValue();
6802     if (Idx == 0)
6803       return Op;
6804
6805     // UNPCKHPD the element to the lowest double word, then movsd.
6806     // Note if the lower 64 bits of the result of the UNPCKHPD is then stored
6807     // to a f64mem, the whole operation is folded into a single MOVHPDmr.
6808     int Mask[2] = { 1, -1 };
6809     EVT VVT = Op.getOperand(0).getValueType();
6810     SDValue Vec = DAG.getVectorShuffle(VVT, dl, Op.getOperand(0),
6811                                        DAG.getUNDEF(VVT), Mask);
6812     return DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, VT, Vec,
6813                        DAG.getIntPtrConstant(0));
6814   }
6815
6816   return SDValue();
6817 }
6818
6819 SDValue
6820 X86TargetLowering::LowerINSERT_VECTOR_ELT_SSE4(SDValue Op,
6821                                                SelectionDAG &DAG) const {
6822   EVT VT = Op.getValueType();
6823   EVT EltVT = VT.getVectorElementType();
6824   DebugLoc dl = Op.getDebugLoc();
6825
6826   SDValue N0 = Op.getOperand(0);
6827   SDValue N1 = Op.getOperand(1);
6828   SDValue N2 = Op.getOperand(2);
6829
6830   if (VT.getSizeInBits() == 256)
6831     return SDValue();
6832
6833   if ((EltVT.getSizeInBits() == 8 || EltVT.getSizeInBits() == 16) &&
6834       isa<ConstantSDNode>(N2)) {
6835     unsigned Opc;
6836     if (VT == MVT::v8i16)
6837       Opc = X86ISD::PINSRW;
6838     else if (VT == MVT::v16i8)
6839       Opc = X86ISD::PINSRB;
6840     else
6841       Opc = X86ISD::PINSRB;
6842
6843     // Transform it so it match pinsr{b,w} which expects a GR32 as its second
6844     // argument.
6845     if (N1.getValueType() != MVT::i32)
6846       N1 = DAG.getNode(ISD::ANY_EXTEND, dl, MVT::i32, N1);
6847     if (N2.getValueType() != MVT::i32)
6848       N2 = DAG.getIntPtrConstant(cast<ConstantSDNode>(N2)->getZExtValue());
6849     return DAG.getNode(Opc, dl, VT, N0, N1, N2);
6850   } else if (EltVT == MVT::f32 && isa<ConstantSDNode>(N2)) {
6851     // Bits [7:6] of the constant are the source select.  This will always be
6852     //  zero here.  The DAG Combiner may combine an extract_elt index into these
6853     //  bits.  For example (insert (extract, 3), 2) could be matched by putting
6854     //  the '3' into bits [7:6] of X86ISD::INSERTPS.
6855     // Bits [5:4] of the constant are the destination select.  This is the
6856     //  value of the incoming immediate.
6857     // Bits [3:0] of the constant are the zero mask.  The DAG Combiner may
6858     //   combine either bitwise AND or insert of float 0.0 to set these bits.
6859     N2 = DAG.getIntPtrConstant(cast<ConstantSDNode>(N2)->getZExtValue() << 4);
6860     // Create this as a scalar to vector..
6861     N1 = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, MVT::v4f32, N1);
6862     return DAG.getNode(X86ISD::INSERTPS, dl, VT, N0, N1, N2);
6863   } else if ((EltVT == MVT::i32 || EltVT == MVT::i64) && 
6864              isa<ConstantSDNode>(N2)) {
6865     // PINSR* works with constant index.
6866     return Op;
6867   }
6868   return SDValue();
6869 }
6870
6871 SDValue
6872 X86TargetLowering::LowerINSERT_VECTOR_ELT(SDValue Op, SelectionDAG &DAG) const {
6873   EVT VT = Op.getValueType();
6874   EVT EltVT = VT.getVectorElementType();
6875
6876   DebugLoc dl = Op.getDebugLoc();
6877   SDValue N0 = Op.getOperand(0);
6878   SDValue N1 = Op.getOperand(1);
6879   SDValue N2 = Op.getOperand(2);
6880
6881   // If this is a 256-bit vector result, first extract the 128-bit vector,
6882   // insert the element into the extracted half and then place it back.
6883   if (VT.getSizeInBits() == 256) {
6884     if (!isa<ConstantSDNode>(N2))
6885       return SDValue();
6886
6887     // Get the desired 128-bit vector half.
6888     unsigned NumElems = VT.getVectorNumElements();
6889     unsigned IdxVal = cast<ConstantSDNode>(N2)->getZExtValue();
6890     bool Upper = IdxVal >= NumElems/2;
6891     SDValue Ins128Idx = DAG.getConstant(Upper ? NumElems/2 : 0, MVT::i32);
6892     SDValue V = Extract128BitVector(N0, Ins128Idx, DAG, dl);
6893
6894     // Insert the element into the desired half.
6895     V = DAG.getNode(ISD::INSERT_VECTOR_ELT, dl, V.getValueType(), V,
6896                  N1, Upper ? DAG.getConstant(IdxVal-NumElems/2, MVT::i32) : N2);
6897
6898     // Insert the changed part back to the 256-bit vector
6899     return Insert128BitVector(N0, V, Ins128Idx, DAG, dl);
6900   }
6901
6902   if (Subtarget->hasSSE41())
6903     return LowerINSERT_VECTOR_ELT_SSE4(Op, DAG);
6904
6905   if (EltVT == MVT::i8)
6906     return SDValue();
6907
6908   if (EltVT.getSizeInBits() == 16 && isa<ConstantSDNode>(N2)) {
6909     // Transform it so it match pinsrw which expects a 16-bit value in a GR32
6910     // as its second argument.
6911     if (N1.getValueType() != MVT::i32)
6912       N1 = DAG.getNode(ISD::ANY_EXTEND, dl, MVT::i32, N1);
6913     if (N2.getValueType() != MVT::i32)
6914       N2 = DAG.getIntPtrConstant(cast<ConstantSDNode>(N2)->getZExtValue());
6915     return DAG.getNode(X86ISD::PINSRW, dl, VT, N0, N1, N2);
6916   }
6917   return SDValue();
6918 }
6919
6920 SDValue
6921 X86TargetLowering::LowerSCALAR_TO_VECTOR(SDValue Op, SelectionDAG &DAG) const {
6922   LLVMContext *Context = DAG.getContext();
6923   DebugLoc dl = Op.getDebugLoc();
6924   EVT OpVT = Op.getValueType();
6925
6926   // If this is a 256-bit vector result, first insert into a 128-bit
6927   // vector and then insert into the 256-bit vector.
6928   if (OpVT.getSizeInBits() > 128) {
6929     // Insert into a 128-bit vector.
6930     EVT VT128 = EVT::getVectorVT(*Context,
6931                                  OpVT.getVectorElementType(),
6932                                  OpVT.getVectorNumElements() / 2);
6933
6934     Op = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, VT128, Op.getOperand(0));
6935
6936     // Insert the 128-bit vector.
6937     return Insert128BitVector(DAG.getNode(ISD::UNDEF, dl, OpVT), Op,
6938                               DAG.getConstant(0, MVT::i32),
6939                               DAG, dl);
6940   }
6941
6942   if (Op.getValueType() == MVT::v1i64 &&
6943       Op.getOperand(0).getValueType() == MVT::i64)
6944     return DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, MVT::v1i64, Op.getOperand(0));
6945
6946   SDValue AnyExt = DAG.getNode(ISD::ANY_EXTEND, dl, MVT::i32, Op.getOperand(0));
6947   assert(Op.getValueType().getSimpleVT().getSizeInBits() == 128 &&
6948          "Expected an SSE type!");
6949   return DAG.getNode(ISD::BITCAST, dl, Op.getValueType(),
6950                      DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, MVT::v4i32,AnyExt));
6951 }
6952
6953 // Lower a node with an EXTRACT_SUBVECTOR opcode.  This may result in
6954 // a simple subregister reference or explicit instructions to grab
6955 // upper bits of a vector.
6956 SDValue
6957 X86TargetLowering::LowerEXTRACT_SUBVECTOR(SDValue Op, SelectionDAG &DAG) const {
6958   if (Subtarget->hasAVX()) {
6959     DebugLoc dl = Op.getNode()->getDebugLoc();
6960     SDValue Vec = Op.getNode()->getOperand(0);
6961     SDValue Idx = Op.getNode()->getOperand(1);
6962
6963     if (Op.getNode()->getValueType(0).getSizeInBits() == 128
6964         && Vec.getNode()->getValueType(0).getSizeInBits() == 256) {
6965         return Extract128BitVector(Vec, Idx, DAG, dl);
6966     }
6967   }
6968   return SDValue();
6969 }
6970
6971 // Lower a node with an INSERT_SUBVECTOR opcode.  This may result in a
6972 // simple superregister reference or explicit instructions to insert
6973 // the upper bits of a vector.
6974 SDValue
6975 X86TargetLowering::LowerINSERT_SUBVECTOR(SDValue Op, SelectionDAG &DAG) const {
6976   if (Subtarget->hasAVX()) {
6977     DebugLoc dl = Op.getNode()->getDebugLoc();
6978     SDValue Vec = Op.getNode()->getOperand(0);
6979     SDValue SubVec = Op.getNode()->getOperand(1);
6980     SDValue Idx = Op.getNode()->getOperand(2);
6981
6982     if (Op.getNode()->getValueType(0).getSizeInBits() == 256
6983         && SubVec.getNode()->getValueType(0).getSizeInBits() == 128) {
6984       return Insert128BitVector(Vec, SubVec, Idx, DAG, dl);
6985     }
6986   }
6987   return SDValue();
6988 }
6989
6990 // ConstantPool, JumpTable, GlobalAddress, and ExternalSymbol are lowered as
6991 // their target countpart wrapped in the X86ISD::Wrapper node. Suppose N is
6992 // one of the above mentioned nodes. It has to be wrapped because otherwise
6993 // Select(N) returns N. So the raw TargetGlobalAddress nodes, etc. can only
6994 // be used to form addressing mode. These wrapped nodes will be selected
6995 // into MOV32ri.
6996 SDValue
6997 X86TargetLowering::LowerConstantPool(SDValue Op, SelectionDAG &DAG) const {
6998   ConstantPoolSDNode *CP = cast<ConstantPoolSDNode>(Op);
6999
7000   // In PIC mode (unless we're in RIPRel PIC mode) we add an offset to the
7001   // global base reg.
7002   unsigned char OpFlag = 0;
7003   unsigned WrapperKind = X86ISD::Wrapper;
7004   CodeModel::Model M = getTargetMachine().getCodeModel();
7005
7006   if (Subtarget->isPICStyleRIPRel() &&
7007       (M == CodeModel::Small || M == CodeModel::Kernel))
7008     WrapperKind = X86ISD::WrapperRIP;
7009   else if (Subtarget->isPICStyleGOT())
7010     OpFlag = X86II::MO_GOTOFF;
7011   else if (Subtarget->isPICStyleStubPIC())
7012     OpFlag = X86II::MO_PIC_BASE_OFFSET;
7013
7014   SDValue Result = DAG.getTargetConstantPool(CP->getConstVal(), getPointerTy(),
7015                                              CP->getAlignment(),
7016                                              CP->getOffset(), OpFlag);
7017   DebugLoc DL = CP->getDebugLoc();
7018   Result = DAG.getNode(WrapperKind, DL, getPointerTy(), Result);
7019   // With PIC, the address is actually $g + Offset.
7020   if (OpFlag) {
7021     Result = DAG.getNode(ISD::ADD, DL, getPointerTy(),
7022                          DAG.getNode(X86ISD::GlobalBaseReg,
7023                                      DebugLoc(), getPointerTy()),
7024                          Result);
7025   }
7026
7027   return Result;
7028 }
7029
7030 SDValue X86TargetLowering::LowerJumpTable(SDValue Op, SelectionDAG &DAG) const {
7031   JumpTableSDNode *JT = cast<JumpTableSDNode>(Op);
7032
7033   // In PIC mode (unless we're in RIPRel PIC mode) we add an offset to the
7034   // global base reg.
7035   unsigned char OpFlag = 0;
7036   unsigned WrapperKind = X86ISD::Wrapper;
7037   CodeModel::Model M = getTargetMachine().getCodeModel();
7038
7039   if (Subtarget->isPICStyleRIPRel() &&
7040       (M == CodeModel::Small || M == CodeModel::Kernel))
7041     WrapperKind = X86ISD::WrapperRIP;
7042   else if (Subtarget->isPICStyleGOT())
7043     OpFlag = X86II::MO_GOTOFF;
7044   else if (Subtarget->isPICStyleStubPIC())
7045     OpFlag = X86II::MO_PIC_BASE_OFFSET;
7046
7047   SDValue Result = DAG.getTargetJumpTable(JT->getIndex(), getPointerTy(),
7048                                           OpFlag);
7049   DebugLoc DL = JT->getDebugLoc();
7050   Result = DAG.getNode(WrapperKind, DL, getPointerTy(), Result);
7051
7052   // With PIC, the address is actually $g + Offset.
7053   if (OpFlag)
7054     Result = DAG.getNode(ISD::ADD, DL, getPointerTy(),
7055                          DAG.getNode(X86ISD::GlobalBaseReg,
7056                                      DebugLoc(), getPointerTy()),
7057                          Result);
7058
7059   return Result;
7060 }
7061
7062 SDValue
7063 X86TargetLowering::LowerExternalSymbol(SDValue Op, SelectionDAG &DAG) const {
7064   const char *Sym = cast<ExternalSymbolSDNode>(Op)->getSymbol();
7065
7066   // In PIC mode (unless we're in RIPRel PIC mode) we add an offset to the
7067   // global base reg.
7068   unsigned char OpFlag = 0;
7069   unsigned WrapperKind = X86ISD::Wrapper;
7070   CodeModel::Model M = getTargetMachine().getCodeModel();
7071
7072   if (Subtarget->isPICStyleRIPRel() &&
7073       (M == CodeModel::Small || M == CodeModel::Kernel)) {
7074     if (Subtarget->isTargetDarwin() || Subtarget->isTargetELF())
7075       OpFlag = X86II::MO_GOTPCREL;
7076     WrapperKind = X86ISD::WrapperRIP;
7077   } else if (Subtarget->isPICStyleGOT()) {
7078     OpFlag = X86II::MO_GOT;
7079   } else if (Subtarget->isPICStyleStubPIC()) {
7080     OpFlag = X86II::MO_DARWIN_NONLAZY_PIC_BASE;
7081   } else if (Subtarget->isPICStyleStubNoDynamic()) {
7082     OpFlag = X86II::MO_DARWIN_NONLAZY;
7083   }
7084
7085   SDValue Result = DAG.getTargetExternalSymbol(Sym, getPointerTy(), OpFlag);
7086
7087   DebugLoc DL = Op.getDebugLoc();
7088   Result = DAG.getNode(WrapperKind, DL, getPointerTy(), Result);
7089
7090
7091   // With PIC, the address is actually $g + Offset.
7092   if (getTargetMachine().getRelocationModel() == Reloc::PIC_ &&
7093       !Subtarget->is64Bit()) {
7094     Result = DAG.getNode(ISD::ADD, DL, getPointerTy(),
7095                          DAG.getNode(X86ISD::GlobalBaseReg,
7096                                      DebugLoc(), getPointerTy()),
7097                          Result);
7098   }
7099
7100   // For symbols that require a load from a stub to get the address, emit the
7101   // load.
7102   if (isGlobalStubReference(OpFlag))
7103     Result = DAG.getLoad(getPointerTy(), DL, DAG.getEntryNode(), Result,
7104                          MachinePointerInfo::getGOT(), false, false, false, 0);
7105
7106   return Result;
7107 }
7108
7109 SDValue
7110 X86TargetLowering::LowerBlockAddress(SDValue Op, SelectionDAG &DAG) const {
7111   // Create the TargetBlockAddressAddress node.
7112   unsigned char OpFlags =
7113     Subtarget->ClassifyBlockAddressReference();
7114   CodeModel::Model M = getTargetMachine().getCodeModel();
7115   const BlockAddress *BA = cast<BlockAddressSDNode>(Op)->getBlockAddress();
7116   DebugLoc dl = Op.getDebugLoc();
7117   SDValue Result = DAG.getBlockAddress(BA, getPointerTy(),
7118                                        /*isTarget=*/true, OpFlags);
7119
7120   if (Subtarget->isPICStyleRIPRel() &&
7121       (M == CodeModel::Small || M == CodeModel::Kernel))
7122     Result = DAG.getNode(X86ISD::WrapperRIP, dl, getPointerTy(), Result);
7123   else
7124     Result = DAG.getNode(X86ISD::Wrapper, dl, getPointerTy(), Result);
7125
7126   // With PIC, the address is actually $g + Offset.
7127   if (isGlobalRelativeToPICBase(OpFlags)) {
7128     Result = DAG.getNode(ISD::ADD, dl, getPointerTy(),
7129                          DAG.getNode(X86ISD::GlobalBaseReg, dl, getPointerTy()),
7130                          Result);
7131   }
7132
7133   return Result;
7134 }
7135
7136 SDValue
7137 X86TargetLowering::LowerGlobalAddress(const GlobalValue *GV, DebugLoc dl,
7138                                       int64_t Offset,
7139                                       SelectionDAG &DAG) const {
7140   // Create the TargetGlobalAddress node, folding in the constant
7141   // offset if it is legal.
7142   unsigned char OpFlags =
7143     Subtarget->ClassifyGlobalReference(GV, getTargetMachine());
7144   CodeModel::Model M = getTargetMachine().getCodeModel();
7145   SDValue Result;
7146   if (OpFlags == X86II::MO_NO_FLAG &&
7147       X86::isOffsetSuitableForCodeModel(Offset, M)) {
7148     // A direct static reference to a global.
7149     Result = DAG.getTargetGlobalAddress(GV, dl, getPointerTy(), Offset);
7150     Offset = 0;
7151   } else {
7152     Result = DAG.getTargetGlobalAddress(GV, dl, getPointerTy(), 0, OpFlags);
7153   }
7154
7155   if (Subtarget->isPICStyleRIPRel() &&
7156       (M == CodeModel::Small || M == CodeModel::Kernel))
7157     Result = DAG.getNode(X86ISD::WrapperRIP, dl, getPointerTy(), Result);
7158   else
7159     Result = DAG.getNode(X86ISD::Wrapper, dl, getPointerTy(), Result);
7160
7161   // With PIC, the address is actually $g + Offset.
7162   if (isGlobalRelativeToPICBase(OpFlags)) {
7163     Result = DAG.getNode(ISD::ADD, dl, getPointerTy(),
7164                          DAG.getNode(X86ISD::GlobalBaseReg, dl, getPointerTy()),
7165                          Result);
7166   }
7167
7168   // For globals that require a load from a stub to get the address, emit the
7169   // load.
7170   if (isGlobalStubReference(OpFlags))
7171     Result = DAG.getLoad(getPointerTy(), dl, DAG.getEntryNode(), Result,
7172                          MachinePointerInfo::getGOT(), false, false, false, 0);
7173
7174   // If there was a non-zero offset that we didn't fold, create an explicit
7175   // addition for it.
7176   if (Offset != 0)
7177     Result = DAG.getNode(ISD::ADD, dl, getPointerTy(), Result,
7178                          DAG.getConstant(Offset, getPointerTy()));
7179
7180   return Result;
7181 }
7182
7183 SDValue
7184 X86TargetLowering::LowerGlobalAddress(SDValue Op, SelectionDAG &DAG) const {
7185   const GlobalValue *GV = cast<GlobalAddressSDNode>(Op)->getGlobal();
7186   int64_t Offset = cast<GlobalAddressSDNode>(Op)->getOffset();
7187   return LowerGlobalAddress(GV, Op.getDebugLoc(), Offset, DAG);
7188 }
7189
7190 static SDValue
7191 GetTLSADDR(SelectionDAG &DAG, SDValue Chain, GlobalAddressSDNode *GA,
7192            SDValue *InFlag, const EVT PtrVT, unsigned ReturnReg,
7193            unsigned char OperandFlags) {
7194   MachineFrameInfo *MFI = DAG.getMachineFunction().getFrameInfo();
7195   SDVTList NodeTys = DAG.getVTList(MVT::Other, MVT::Glue);
7196   DebugLoc dl = GA->getDebugLoc();
7197   SDValue TGA = DAG.getTargetGlobalAddress(GA->getGlobal(), dl,
7198                                            GA->getValueType(0),
7199                                            GA->getOffset(),
7200                                            OperandFlags);
7201   if (InFlag) {
7202     SDValue Ops[] = { Chain,  TGA, *InFlag };
7203     Chain = DAG.getNode(X86ISD::TLSADDR, dl, NodeTys, Ops, 3);
7204   } else {
7205     SDValue Ops[]  = { Chain, TGA };
7206     Chain = DAG.getNode(X86ISD::TLSADDR, dl, NodeTys, Ops, 2);
7207   }
7208
7209   // TLSADDR will be codegen'ed as call. Inform MFI that function has calls.
7210   MFI->setAdjustsStack(true);
7211
7212   SDValue Flag = Chain.getValue(1);
7213   return DAG.getCopyFromReg(Chain, dl, ReturnReg, PtrVT, Flag);
7214 }
7215
7216 // Lower ISD::GlobalTLSAddress using the "general dynamic" model, 32 bit
7217 static SDValue
7218 LowerToTLSGeneralDynamicModel32(GlobalAddressSDNode *GA, SelectionDAG &DAG,
7219                                 const EVT PtrVT) {
7220   SDValue InFlag;
7221   DebugLoc dl = GA->getDebugLoc();  // ? function entry point might be better
7222   SDValue Chain = DAG.getCopyToReg(DAG.getEntryNode(), dl, X86::EBX,
7223                                      DAG.getNode(X86ISD::GlobalBaseReg,
7224                                                  DebugLoc(), PtrVT), InFlag);
7225   InFlag = Chain.getValue(1);
7226
7227   return GetTLSADDR(DAG, Chain, GA, &InFlag, PtrVT, X86::EAX, X86II::MO_TLSGD);
7228 }
7229
7230 // Lower ISD::GlobalTLSAddress using the "general dynamic" model, 64 bit
7231 static SDValue
7232 LowerToTLSGeneralDynamicModel64(GlobalAddressSDNode *GA, SelectionDAG &DAG,
7233                                 const EVT PtrVT) {
7234   return GetTLSADDR(DAG, DAG.getEntryNode(), GA, NULL, PtrVT,
7235                     X86::RAX, X86II::MO_TLSGD);
7236 }
7237
7238 // Lower ISD::GlobalTLSAddress using the "initial exec" (for no-pic) or
7239 // "local exec" model.
7240 static SDValue LowerToTLSExecModel(GlobalAddressSDNode *GA, SelectionDAG &DAG,
7241                                    const EVT PtrVT, TLSModel::Model model,
7242                                    bool is64Bit) {
7243   DebugLoc dl = GA->getDebugLoc();
7244
7245   // Get the Thread Pointer, which is %gs:0 (32-bit) or %fs:0 (64-bit).
7246   Value *Ptr = Constant::getNullValue(Type::getInt8PtrTy(*DAG.getContext(),
7247                                                          is64Bit ? 257 : 256));
7248
7249   SDValue ThreadPointer = DAG.getLoad(PtrVT, dl, DAG.getEntryNode(),
7250                                       DAG.getIntPtrConstant(0),
7251                                       MachinePointerInfo(Ptr),
7252                                       false, false, false, 0);
7253
7254   unsigned char OperandFlags = 0;
7255   // Most TLS accesses are not RIP relative, even on x86-64.  One exception is
7256   // initialexec.
7257   unsigned WrapperKind = X86ISD::Wrapper;
7258   if (model == TLSModel::LocalExec) {
7259     OperandFlags = is64Bit ? X86II::MO_TPOFF : X86II::MO_NTPOFF;
7260   } else if (is64Bit) {
7261     assert(model == TLSModel::InitialExec);
7262     OperandFlags = X86II::MO_GOTTPOFF;
7263     WrapperKind = X86ISD::WrapperRIP;
7264   } else {
7265     assert(model == TLSModel::InitialExec);
7266     OperandFlags = X86II::MO_INDNTPOFF;
7267   }
7268
7269   // emit "addl x@ntpoff,%eax" (local exec) or "addl x@indntpoff,%eax" (initial
7270   // exec)
7271   SDValue TGA = DAG.getTargetGlobalAddress(GA->getGlobal(), dl,
7272                                            GA->getValueType(0),
7273                                            GA->getOffset(), OperandFlags);
7274   SDValue Offset = DAG.getNode(WrapperKind, dl, PtrVT, TGA);
7275
7276   if (model == TLSModel::InitialExec)
7277     Offset = DAG.getLoad(PtrVT, dl, DAG.getEntryNode(), Offset,
7278                          MachinePointerInfo::getGOT(), false, false, false, 0);
7279
7280   // The address of the thread local variable is the add of the thread
7281   // pointer with the offset of the variable.
7282   return DAG.getNode(ISD::ADD, dl, PtrVT, ThreadPointer, Offset);
7283 }
7284
7285 SDValue
7286 X86TargetLowering::LowerGlobalTLSAddress(SDValue Op, SelectionDAG &DAG) const {
7287
7288   GlobalAddressSDNode *GA = cast<GlobalAddressSDNode>(Op);
7289   const GlobalValue *GV = GA->getGlobal();
7290
7291   if (Subtarget->isTargetELF()) {
7292     // TODO: implement the "local dynamic" model
7293     // TODO: implement the "initial exec"model for pic executables
7294
7295     // If GV is an alias then use the aliasee for determining
7296     // thread-localness.
7297     if (const GlobalAlias *GA = dyn_cast<GlobalAlias>(GV))
7298       GV = GA->resolveAliasedGlobal(false);
7299
7300     TLSModel::Model model
7301       = getTLSModel(GV, getTargetMachine().getRelocationModel());
7302
7303     switch (model) {
7304       case TLSModel::GeneralDynamic:
7305       case TLSModel::LocalDynamic: // not implemented
7306         if (Subtarget->is64Bit())
7307           return LowerToTLSGeneralDynamicModel64(GA, DAG, getPointerTy());
7308         return LowerToTLSGeneralDynamicModel32(GA, DAG, getPointerTy());
7309
7310       case TLSModel::InitialExec:
7311       case TLSModel::LocalExec:
7312         return LowerToTLSExecModel(GA, DAG, getPointerTy(), model,
7313                                    Subtarget->is64Bit());
7314     }
7315   } else if (Subtarget->isTargetDarwin()) {
7316     // Darwin only has one model of TLS.  Lower to that.
7317     unsigned char OpFlag = 0;
7318     unsigned WrapperKind = Subtarget->isPICStyleRIPRel() ?
7319                            X86ISD::WrapperRIP : X86ISD::Wrapper;
7320
7321     // In PIC mode (unless we're in RIPRel PIC mode) we add an offset to the
7322     // global base reg.
7323     bool PIC32 = (getTargetMachine().getRelocationModel() == Reloc::PIC_) &&
7324                   !Subtarget->is64Bit();
7325     if (PIC32)
7326       OpFlag = X86II::MO_TLVP_PIC_BASE;
7327     else
7328       OpFlag = X86II::MO_TLVP;
7329     DebugLoc DL = Op.getDebugLoc();
7330     SDValue Result = DAG.getTargetGlobalAddress(GA->getGlobal(), DL,
7331                                                 GA->getValueType(0),
7332                                                 GA->getOffset(), OpFlag);
7333     SDValue Offset = DAG.getNode(WrapperKind, DL, getPointerTy(), Result);
7334
7335     // With PIC32, the address is actually $g + Offset.
7336     if (PIC32)
7337       Offset = DAG.getNode(ISD::ADD, DL, getPointerTy(),
7338                            DAG.getNode(X86ISD::GlobalBaseReg,
7339                                        DebugLoc(), getPointerTy()),
7340                            Offset);
7341
7342     // Lowering the machine isd will make sure everything is in the right
7343     // location.
7344     SDValue Chain = DAG.getEntryNode();
7345     SDVTList NodeTys = DAG.getVTList(MVT::Other, MVT::Glue);
7346     SDValue Args[] = { Chain, Offset };
7347     Chain = DAG.getNode(X86ISD::TLSCALL, DL, NodeTys, Args, 2);
7348
7349     // TLSCALL will be codegen'ed as call. Inform MFI that function has calls.
7350     MachineFrameInfo *MFI = DAG.getMachineFunction().getFrameInfo();
7351     MFI->setAdjustsStack(true);
7352
7353     // And our return value (tls address) is in the standard call return value
7354     // location.
7355     unsigned Reg = Subtarget->is64Bit() ? X86::RAX : X86::EAX;
7356     return DAG.getCopyFromReg(Chain, DL, Reg, getPointerTy(),
7357                               Chain.getValue(1));
7358   }
7359
7360   llvm_unreachable("TLS not implemented for this target.");
7361 }
7362
7363
7364 /// LowerShiftParts - Lower SRA_PARTS and friends, which return two i32 values
7365 /// and take a 2 x i32 value to shift plus a shift amount.
7366 SDValue X86TargetLowering::LowerShiftParts(SDValue Op, SelectionDAG &DAG) const{
7367   assert(Op.getNumOperands() == 3 && "Not a double-shift!");
7368   EVT VT = Op.getValueType();
7369   unsigned VTBits = VT.getSizeInBits();
7370   DebugLoc dl = Op.getDebugLoc();
7371   bool isSRA = Op.getOpcode() == ISD::SRA_PARTS;
7372   SDValue ShOpLo = Op.getOperand(0);
7373   SDValue ShOpHi = Op.getOperand(1);
7374   SDValue ShAmt  = Op.getOperand(2);
7375   SDValue Tmp1 = isSRA ? DAG.getNode(ISD::SRA, dl, VT, ShOpHi,
7376                                      DAG.getConstant(VTBits - 1, MVT::i8))
7377                        : DAG.getConstant(0, VT);
7378
7379   SDValue Tmp2, Tmp3;
7380   if (Op.getOpcode() == ISD::SHL_PARTS) {
7381     Tmp2 = DAG.getNode(X86ISD::SHLD, dl, VT, ShOpHi, ShOpLo, ShAmt);
7382     Tmp3 = DAG.getNode(ISD::SHL, dl, VT, ShOpLo, ShAmt);
7383   } else {
7384     Tmp2 = DAG.getNode(X86ISD::SHRD, dl, VT, ShOpLo, ShOpHi, ShAmt);
7385     Tmp3 = DAG.getNode(isSRA ? ISD::SRA : ISD::SRL, dl, VT, ShOpHi, ShAmt);
7386   }
7387
7388   SDValue AndNode = DAG.getNode(ISD::AND, dl, MVT::i8, ShAmt,
7389                                 DAG.getConstant(VTBits, MVT::i8));
7390   SDValue Cond = DAG.getNode(X86ISD::CMP, dl, MVT::i32,
7391                              AndNode, DAG.getConstant(0, MVT::i8));
7392
7393   SDValue Hi, Lo;
7394   SDValue CC = DAG.getConstant(X86::COND_NE, MVT::i8);
7395   SDValue Ops0[4] = { Tmp2, Tmp3, CC, Cond };
7396   SDValue Ops1[4] = { Tmp3, Tmp1, CC, Cond };
7397
7398   if (Op.getOpcode() == ISD::SHL_PARTS) {
7399     Hi = DAG.getNode(X86ISD::CMOV, dl, VT, Ops0, 4);
7400     Lo = DAG.getNode(X86ISD::CMOV, dl, VT, Ops1, 4);
7401   } else {
7402     Lo = DAG.getNode(X86ISD::CMOV, dl, VT, Ops0, 4);
7403     Hi = DAG.getNode(X86ISD::CMOV, dl, VT, Ops1, 4);
7404   }
7405
7406   SDValue Ops[2] = { Lo, Hi };
7407   return DAG.getMergeValues(Ops, 2, dl);
7408 }
7409
7410 SDValue X86TargetLowering::LowerSINT_TO_FP(SDValue Op,
7411                                            SelectionDAG &DAG) const {
7412   EVT SrcVT = Op.getOperand(0).getValueType();
7413
7414   if (SrcVT.isVector())
7415     return SDValue();
7416
7417   assert(SrcVT.getSimpleVT() <= MVT::i64 && SrcVT.getSimpleVT() >= MVT::i16 &&
7418          "Unknown SINT_TO_FP to lower!");
7419
7420   // These are really Legal; return the operand so the caller accepts it as
7421   // Legal.
7422   if (SrcVT == MVT::i32 && isScalarFPTypeInSSEReg(Op.getValueType()))
7423     return Op;
7424   if (SrcVT == MVT::i64 && isScalarFPTypeInSSEReg(Op.getValueType()) &&
7425       Subtarget->is64Bit()) {
7426     return Op;
7427   }
7428
7429   DebugLoc dl = Op.getDebugLoc();
7430   unsigned Size = SrcVT.getSizeInBits()/8;
7431   MachineFunction &MF = DAG.getMachineFunction();
7432   int SSFI = MF.getFrameInfo()->CreateStackObject(Size, Size, false);
7433   SDValue StackSlot = DAG.getFrameIndex(SSFI, getPointerTy());
7434   SDValue Chain = DAG.getStore(DAG.getEntryNode(), dl, Op.getOperand(0),
7435                                StackSlot,
7436                                MachinePointerInfo::getFixedStack(SSFI),
7437                                false, false, 0);
7438   return BuildFILD(Op, SrcVT, Chain, StackSlot, DAG);
7439 }
7440
7441 SDValue X86TargetLowering::BuildFILD(SDValue Op, EVT SrcVT, SDValue Chain,
7442                                      SDValue StackSlot,
7443                                      SelectionDAG &DAG) const {
7444   // Build the FILD
7445   DebugLoc DL = Op.getDebugLoc();
7446   SDVTList Tys;
7447   bool useSSE = isScalarFPTypeInSSEReg(Op.getValueType());
7448   if (useSSE)
7449     Tys = DAG.getVTList(MVT::f64, MVT::Other, MVT::Glue);
7450   else
7451     Tys = DAG.getVTList(Op.getValueType(), MVT::Other);
7452
7453   unsigned ByteSize = SrcVT.getSizeInBits()/8;
7454
7455   FrameIndexSDNode *FI = dyn_cast<FrameIndexSDNode>(StackSlot);
7456   MachineMemOperand *MMO;
7457   if (FI) {
7458     int SSFI = FI->getIndex();
7459     MMO =
7460       DAG.getMachineFunction()
7461       .getMachineMemOperand(MachinePointerInfo::getFixedStack(SSFI),
7462                             MachineMemOperand::MOLoad, ByteSize, ByteSize);
7463   } else {
7464     MMO = cast<LoadSDNode>(StackSlot)->getMemOperand();
7465     StackSlot = StackSlot.getOperand(1);
7466   }
7467   SDValue Ops[] = { Chain, StackSlot, DAG.getValueType(SrcVT) };
7468   SDValue Result = DAG.getMemIntrinsicNode(useSSE ? X86ISD::FILD_FLAG :
7469                                            X86ISD::FILD, DL,
7470                                            Tys, Ops, array_lengthof(Ops),
7471                                            SrcVT, MMO);
7472
7473   if (useSSE) {
7474     Chain = Result.getValue(1);
7475     SDValue InFlag = Result.getValue(2);
7476
7477     // FIXME: Currently the FST is flagged to the FILD_FLAG. This
7478     // shouldn't be necessary except that RFP cannot be live across
7479     // multiple blocks. When stackifier is fixed, they can be uncoupled.
7480     MachineFunction &MF = DAG.getMachineFunction();
7481     unsigned SSFISize = Op.getValueType().getSizeInBits()/8;
7482     int SSFI = MF.getFrameInfo()->CreateStackObject(SSFISize, SSFISize, false);
7483     SDValue StackSlot = DAG.getFrameIndex(SSFI, getPointerTy());
7484     Tys = DAG.getVTList(MVT::Other);
7485     SDValue Ops[] = {
7486       Chain, Result, StackSlot, DAG.getValueType(Op.getValueType()), InFlag
7487     };
7488     MachineMemOperand *MMO =
7489       DAG.getMachineFunction()
7490       .getMachineMemOperand(MachinePointerInfo::getFixedStack(SSFI),
7491                             MachineMemOperand::MOStore, SSFISize, SSFISize);
7492
7493     Chain = DAG.getMemIntrinsicNode(X86ISD::FST, DL, Tys,
7494                                     Ops, array_lengthof(Ops),
7495                                     Op.getValueType(), MMO);
7496     Result = DAG.getLoad(Op.getValueType(), DL, Chain, StackSlot,
7497                          MachinePointerInfo::getFixedStack(SSFI),
7498                          false, false, false, 0);
7499   }
7500
7501   return Result;
7502 }
7503
7504 // LowerUINT_TO_FP_i64 - 64-bit unsigned integer to double expansion.
7505 SDValue X86TargetLowering::LowerUINT_TO_FP_i64(SDValue Op,
7506                                                SelectionDAG &DAG) const {
7507   // This algorithm is not obvious. Here it is what we're trying to output:
7508   /*
7509      movq       %rax,  %xmm0
7510      punpckldq  (c0),  %xmm0  // c0: (uint4){ 0x43300000U, 0x45300000U, 0U, 0U }
7511      subpd      (c1),  %xmm0  // c1: (double2){ 0x1.0p52, 0x1.0p52 * 0x1.0p32 }
7512      #ifdef __SSE3__
7513        haddpd   %xmm0, %xmm0          
7514      #else
7515        pshufd   $0x4e, %xmm0, %xmm1 
7516        addpd    %xmm1, %xmm0
7517      #endif
7518   */
7519
7520   DebugLoc dl = Op.getDebugLoc();
7521   LLVMContext *Context = DAG.getContext();
7522
7523   // Build some magic constants.
7524   const uint32_t CV0[] = { 0x43300000, 0x45300000, 0, 0 };
7525   Constant *C0 = ConstantDataVector::get(*Context, CV0);
7526   SDValue CPIdx0 = DAG.getConstantPool(C0, getPointerTy(), 16);
7527
7528   SmallVector<Constant*,2> CV1;
7529   CV1.push_back(
7530         ConstantFP::get(*Context, APFloat(APInt(64, 0x4330000000000000ULL))));
7531   CV1.push_back(
7532         ConstantFP::get(*Context, APFloat(APInt(64, 0x4530000000000000ULL))));
7533   Constant *C1 = ConstantVector::get(CV1);
7534   SDValue CPIdx1 = DAG.getConstantPool(C1, getPointerTy(), 16);
7535
7536   // Load the 64-bit value into an XMM register.
7537   SDValue XR1 = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, MVT::v2i64,
7538                             Op.getOperand(0));
7539   SDValue CLod0 = DAG.getLoad(MVT::v4i32, dl, DAG.getEntryNode(), CPIdx0,
7540                               MachinePointerInfo::getConstantPool(),
7541                               false, false, false, 16);
7542   SDValue Unpck1 = getUnpackl(DAG, dl, MVT::v4i32,
7543                               DAG.getNode(ISD::BITCAST, dl, MVT::v4i32, XR1),
7544                               CLod0);
7545
7546   SDValue CLod1 = DAG.getLoad(MVT::v2f64, dl, CLod0.getValue(1), CPIdx1,
7547                               MachinePointerInfo::getConstantPool(),
7548                               false, false, false, 16);
7549   SDValue XR2F = DAG.getNode(ISD::BITCAST, dl, MVT::v2f64, Unpck1);
7550   SDValue Sub = DAG.getNode(ISD::FSUB, dl, MVT::v2f64, XR2F, CLod1);
7551   SDValue Result;
7552
7553   if (Subtarget->hasSSE3()) {
7554     // FIXME: The 'haddpd' instruction may be slower than 'movhlps + addsd'.
7555     Result = DAG.getNode(X86ISD::FHADD, dl, MVT::v2f64, Sub, Sub);
7556   } else {
7557     SDValue S2F = DAG.getNode(ISD::BITCAST, dl, MVT::v4i32, Sub);
7558     SDValue Shuffle = getTargetShuffleNode(X86ISD::PSHUFD, dl, MVT::v4i32,
7559                                            S2F, 0x4E, DAG);
7560     Result = DAG.getNode(ISD::FADD, dl, MVT::v2f64,
7561                          DAG.getNode(ISD::BITCAST, dl, MVT::v2f64, Shuffle),
7562                          Sub);
7563   }
7564
7565   return DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::f64, Result,
7566                      DAG.getIntPtrConstant(0));
7567 }
7568
7569 // LowerUINT_TO_FP_i32 - 32-bit unsigned integer to float expansion.
7570 SDValue X86TargetLowering::LowerUINT_TO_FP_i32(SDValue Op,
7571                                                SelectionDAG &DAG) const {
7572   DebugLoc dl = Op.getDebugLoc();
7573   // FP constant to bias correct the final result.
7574   SDValue Bias = DAG.getConstantFP(BitsToDouble(0x4330000000000000ULL),
7575                                    MVT::f64);
7576
7577   // Load the 32-bit value into an XMM register.
7578   SDValue Load = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, MVT::v4i32,
7579                              Op.getOperand(0));
7580
7581   // Zero out the upper parts of the register.
7582   Load = getShuffleVectorZeroOrUndef(Load, 0, true, Subtarget, DAG);
7583
7584   Load = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::f64,
7585                      DAG.getNode(ISD::BITCAST, dl, MVT::v2f64, Load),
7586                      DAG.getIntPtrConstant(0));
7587
7588   // Or the load with the bias.
7589   SDValue Or = DAG.getNode(ISD::OR, dl, MVT::v2i64,
7590                            DAG.getNode(ISD::BITCAST, dl, MVT::v2i64,
7591                                        DAG.getNode(ISD::SCALAR_TO_VECTOR, dl,
7592                                                    MVT::v2f64, Load)),
7593                            DAG.getNode(ISD::BITCAST, dl, MVT::v2i64,
7594                                        DAG.getNode(ISD::SCALAR_TO_VECTOR, dl,
7595                                                    MVT::v2f64, Bias)));
7596   Or = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::f64,
7597                    DAG.getNode(ISD::BITCAST, dl, MVT::v2f64, Or),
7598                    DAG.getIntPtrConstant(0));
7599
7600   // Subtract the bias.
7601   SDValue Sub = DAG.getNode(ISD::FSUB, dl, MVT::f64, Or, Bias);
7602
7603   // Handle final rounding.
7604   EVT DestVT = Op.getValueType();
7605
7606   if (DestVT.bitsLT(MVT::f64)) {
7607     return DAG.getNode(ISD::FP_ROUND, dl, DestVT, Sub,
7608                        DAG.getIntPtrConstant(0));
7609   } else if (DestVT.bitsGT(MVT::f64)) {
7610     return DAG.getNode(ISD::FP_EXTEND, dl, DestVT, Sub);
7611   }
7612
7613   // Handle final rounding.
7614   return Sub;
7615 }
7616
7617 SDValue X86TargetLowering::LowerUINT_TO_FP(SDValue Op,
7618                                            SelectionDAG &DAG) const {
7619   SDValue N0 = Op.getOperand(0);
7620   DebugLoc dl = Op.getDebugLoc();
7621
7622   // Since UINT_TO_FP is legal (it's marked custom), dag combiner won't
7623   // optimize it to a SINT_TO_FP when the sign bit is known zero. Perform
7624   // the optimization here.
7625   if (DAG.SignBitIsZero(N0))
7626     return DAG.getNode(ISD::SINT_TO_FP, dl, Op.getValueType(), N0);
7627
7628   EVT SrcVT = N0.getValueType();
7629   EVT DstVT = Op.getValueType();
7630   if (SrcVT == MVT::i64 && DstVT == MVT::f64 && X86ScalarSSEf64)
7631     return LowerUINT_TO_FP_i64(Op, DAG);
7632   else if (SrcVT == MVT::i32 && X86ScalarSSEf64)
7633     return LowerUINT_TO_FP_i32(Op, DAG);
7634   else if (Subtarget->is64Bit() &&
7635            SrcVT == MVT::i64 && DstVT == MVT::f32)
7636     return SDValue();
7637
7638   // Make a 64-bit buffer, and use it to build an FILD.
7639   SDValue StackSlot = DAG.CreateStackTemporary(MVT::i64);
7640   if (SrcVT == MVT::i32) {
7641     SDValue WordOff = DAG.getConstant(4, getPointerTy());
7642     SDValue OffsetSlot = DAG.getNode(ISD::ADD, dl,
7643                                      getPointerTy(), StackSlot, WordOff);
7644     SDValue Store1 = DAG.getStore(DAG.getEntryNode(), dl, Op.getOperand(0),
7645                                   StackSlot, MachinePointerInfo(),
7646                                   false, false, 0);
7647     SDValue Store2 = DAG.getStore(Store1, dl, DAG.getConstant(0, MVT::i32),
7648                                   OffsetSlot, MachinePointerInfo(),
7649                                   false, false, 0);
7650     SDValue Fild = BuildFILD(Op, MVT::i64, Store2, StackSlot, DAG);
7651     return Fild;
7652   }
7653
7654   assert(SrcVT == MVT::i64 && "Unexpected type in UINT_TO_FP");
7655   SDValue Store = DAG.getStore(DAG.getEntryNode(), dl, Op.getOperand(0),
7656                                StackSlot, MachinePointerInfo(),
7657                                false, false, 0);
7658   // For i64 source, we need to add the appropriate power of 2 if the input
7659   // was negative.  This is the same as the optimization in
7660   // DAGTypeLegalizer::ExpandIntOp_UNIT_TO_FP, and for it to be safe here,
7661   // we must be careful to do the computation in x87 extended precision, not
7662   // in SSE. (The generic code can't know it's OK to do this, or how to.)
7663   int SSFI = cast<FrameIndexSDNode>(StackSlot)->getIndex();
7664   MachineMemOperand *MMO =
7665     DAG.getMachineFunction()
7666     .getMachineMemOperand(MachinePointerInfo::getFixedStack(SSFI),
7667                           MachineMemOperand::MOLoad, 8, 8);
7668
7669   SDVTList Tys = DAG.getVTList(MVT::f80, MVT::Other);
7670   SDValue Ops[] = { Store, StackSlot, DAG.getValueType(MVT::i64) };
7671   SDValue Fild = DAG.getMemIntrinsicNode(X86ISD::FILD, dl, Tys, Ops, 3,
7672                                          MVT::i64, MMO);
7673
7674   APInt FF(32, 0x5F800000ULL);
7675
7676   // Check whether the sign bit is set.
7677   SDValue SignSet = DAG.getSetCC(dl, getSetCCResultType(MVT::i64),
7678                                  Op.getOperand(0), DAG.getConstant(0, MVT::i64),
7679                                  ISD::SETLT);
7680
7681   // Build a 64 bit pair (0, FF) in the constant pool, with FF in the lo bits.
7682   SDValue FudgePtr = DAG.getConstantPool(
7683                              ConstantInt::get(*DAG.getContext(), FF.zext(64)),
7684                                          getPointerTy());
7685
7686   // Get a pointer to FF if the sign bit was set, or to 0 otherwise.
7687   SDValue Zero = DAG.getIntPtrConstant(0);
7688   SDValue Four = DAG.getIntPtrConstant(4);
7689   SDValue Offset = DAG.getNode(ISD::SELECT, dl, Zero.getValueType(), SignSet,
7690                                Zero, Four);
7691   FudgePtr = DAG.getNode(ISD::ADD, dl, getPointerTy(), FudgePtr, Offset);
7692
7693   // Load the value out, extending it from f32 to f80.
7694   // FIXME: Avoid the extend by constructing the right constant pool?
7695   SDValue Fudge = DAG.getExtLoad(ISD::EXTLOAD, dl, MVT::f80, DAG.getEntryNode(),
7696                                  FudgePtr, MachinePointerInfo::getConstantPool(),
7697                                  MVT::f32, false, false, 4);
7698   // Extend everything to 80 bits to force it to be done on x87.
7699   SDValue Add = DAG.getNode(ISD::FADD, dl, MVT::f80, Fild, Fudge);
7700   return DAG.getNode(ISD::FP_ROUND, dl, DstVT, Add, DAG.getIntPtrConstant(0));
7701 }
7702
7703 std::pair<SDValue,SDValue> X86TargetLowering::
7704 FP_TO_INTHelper(SDValue Op, SelectionDAG &DAG, bool IsSigned) const {
7705   DebugLoc DL = Op.getDebugLoc();
7706
7707   EVT DstTy = Op.getValueType();
7708
7709   if (!IsSigned) {
7710     assert(DstTy == MVT::i32 && "Unexpected FP_TO_UINT");
7711     DstTy = MVT::i64;
7712   }
7713
7714   assert(DstTy.getSimpleVT() <= MVT::i64 &&
7715          DstTy.getSimpleVT() >= MVT::i16 &&
7716          "Unknown FP_TO_SINT to lower!");
7717
7718   // These are really Legal.
7719   if (DstTy == MVT::i32 &&
7720       isScalarFPTypeInSSEReg(Op.getOperand(0).getValueType()))
7721     return std::make_pair(SDValue(), SDValue());
7722   if (Subtarget->is64Bit() &&
7723       DstTy == MVT::i64 &&
7724       isScalarFPTypeInSSEReg(Op.getOperand(0).getValueType()))
7725     return std::make_pair(SDValue(), SDValue());
7726
7727   // We lower FP->sint64 into FISTP64, followed by a load, all to a temporary
7728   // stack slot.
7729   MachineFunction &MF = DAG.getMachineFunction();
7730   unsigned MemSize = DstTy.getSizeInBits()/8;
7731   int SSFI = MF.getFrameInfo()->CreateStackObject(MemSize, MemSize, false);
7732   SDValue StackSlot = DAG.getFrameIndex(SSFI, getPointerTy());
7733
7734
7735
7736   unsigned Opc;
7737   switch (DstTy.getSimpleVT().SimpleTy) {
7738   default: llvm_unreachable("Invalid FP_TO_SINT to lower!");
7739   case MVT::i16: Opc = X86ISD::FP_TO_INT16_IN_MEM; break;
7740   case MVT::i32: Opc = X86ISD::FP_TO_INT32_IN_MEM; break;
7741   case MVT::i64: Opc = X86ISD::FP_TO_INT64_IN_MEM; break;
7742   }
7743
7744   SDValue Chain = DAG.getEntryNode();
7745   SDValue Value = Op.getOperand(0);
7746   EVT TheVT = Op.getOperand(0).getValueType();
7747   if (isScalarFPTypeInSSEReg(TheVT)) {
7748     assert(DstTy == MVT::i64 && "Invalid FP_TO_SINT to lower!");
7749     Chain = DAG.getStore(Chain, DL, Value, StackSlot,
7750                          MachinePointerInfo::getFixedStack(SSFI),
7751                          false, false, 0);
7752     SDVTList Tys = DAG.getVTList(Op.getOperand(0).getValueType(), MVT::Other);
7753     SDValue Ops[] = {
7754       Chain, StackSlot, DAG.getValueType(TheVT)
7755     };
7756
7757     MachineMemOperand *MMO =
7758       MF.getMachineMemOperand(MachinePointerInfo::getFixedStack(SSFI),
7759                               MachineMemOperand::MOLoad, MemSize, MemSize);
7760     Value = DAG.getMemIntrinsicNode(X86ISD::FLD, DL, Tys, Ops, 3,
7761                                     DstTy, MMO);
7762     Chain = Value.getValue(1);
7763     SSFI = MF.getFrameInfo()->CreateStackObject(MemSize, MemSize, false);
7764     StackSlot = DAG.getFrameIndex(SSFI, getPointerTy());
7765   }
7766
7767   MachineMemOperand *MMO =
7768     MF.getMachineMemOperand(MachinePointerInfo::getFixedStack(SSFI),
7769                             MachineMemOperand::MOStore, MemSize, MemSize);
7770
7771   // Build the FP_TO_INT*_IN_MEM
7772   SDValue Ops[] = { Chain, Value, StackSlot };
7773   SDValue FIST = DAG.getMemIntrinsicNode(Opc, DL, DAG.getVTList(MVT::Other),
7774                                          Ops, 3, DstTy, MMO);
7775
7776   return std::make_pair(FIST, StackSlot);
7777 }
7778
7779 SDValue X86TargetLowering::LowerFP_TO_SINT(SDValue Op,
7780                                            SelectionDAG &DAG) const {
7781   if (Op.getValueType().isVector())
7782     return SDValue();
7783
7784   std::pair<SDValue,SDValue> Vals = FP_TO_INTHelper(Op, DAG, true);
7785   SDValue FIST = Vals.first, StackSlot = Vals.second;
7786   // If FP_TO_INTHelper failed, the node is actually supposed to be Legal.
7787   if (FIST.getNode() == 0) return Op;
7788
7789   // Load the result.
7790   return DAG.getLoad(Op.getValueType(), Op.getDebugLoc(),
7791                      FIST, StackSlot, MachinePointerInfo(),
7792                      false, false, false, 0);
7793 }
7794
7795 SDValue X86TargetLowering::LowerFP_TO_UINT(SDValue Op,
7796                                            SelectionDAG &DAG) const {
7797   std::pair<SDValue,SDValue> Vals = FP_TO_INTHelper(Op, DAG, false);
7798   SDValue FIST = Vals.first, StackSlot = Vals.second;
7799   assert(FIST.getNode() && "Unexpected failure");
7800
7801   // Load the result.
7802   return DAG.getLoad(Op.getValueType(), Op.getDebugLoc(),
7803                      FIST, StackSlot, MachinePointerInfo(),
7804                      false, false, false, 0);
7805 }
7806
7807 SDValue X86TargetLowering::LowerFABS(SDValue Op,
7808                                      SelectionDAG &DAG) const {
7809   LLVMContext *Context = DAG.getContext();
7810   DebugLoc dl = Op.getDebugLoc();
7811   EVT VT = Op.getValueType();
7812   EVT EltVT = VT;
7813   if (VT.isVector())
7814     EltVT = VT.getVectorElementType();
7815   Constant *C;
7816   if (EltVT == MVT::f64) {
7817     C = ConstantVector::getSplat(2, 
7818                 ConstantFP::get(*Context, APFloat(APInt(64, ~(1ULL << 63)))));
7819   } else {
7820     C = ConstantVector::getSplat(4,
7821                ConstantFP::get(*Context, APFloat(APInt(32, ~(1U << 31)))));
7822   }
7823   SDValue CPIdx = DAG.getConstantPool(C, getPointerTy(), 16);
7824   SDValue Mask = DAG.getLoad(VT, dl, DAG.getEntryNode(), CPIdx,
7825                              MachinePointerInfo::getConstantPool(),
7826                              false, false, false, 16);
7827   return DAG.getNode(X86ISD::FAND, dl, VT, Op.getOperand(0), Mask);
7828 }
7829
7830 SDValue X86TargetLowering::LowerFNEG(SDValue Op, SelectionDAG &DAG) const {
7831   LLVMContext *Context = DAG.getContext();
7832   DebugLoc dl = Op.getDebugLoc();
7833   EVT VT = Op.getValueType();
7834   EVT EltVT = VT;
7835   unsigned NumElts = VT == MVT::f64 ? 2 : 4;
7836   if (VT.isVector()) {
7837     EltVT = VT.getVectorElementType();
7838     NumElts = VT.getVectorNumElements();
7839   }
7840   Constant *C;
7841   if (EltVT == MVT::f64)
7842     C = ConstantFP::get(*Context, APFloat(APInt(64, 1ULL << 63)));
7843   else
7844     C = ConstantFP::get(*Context, APFloat(APInt(32, 1U << 31)));
7845   C = ConstantVector::getSplat(NumElts, C);
7846   SDValue CPIdx = DAG.getConstantPool(C, getPointerTy(), 16);
7847   SDValue Mask = DAG.getLoad(VT, dl, DAG.getEntryNode(), CPIdx,
7848                              MachinePointerInfo::getConstantPool(),
7849                              false, false, false, 16);
7850   if (VT.isVector()) {
7851     MVT XORVT = VT.getSizeInBits() == 128 ? MVT::v2i64 : MVT::v4i64;
7852     return DAG.getNode(ISD::BITCAST, dl, VT,
7853                        DAG.getNode(ISD::XOR, dl, XORVT,
7854                     DAG.getNode(ISD::BITCAST, dl, XORVT,
7855                                 Op.getOperand(0)),
7856                     DAG.getNode(ISD::BITCAST, dl, XORVT, Mask)));
7857   } else {
7858     return DAG.getNode(X86ISD::FXOR, dl, VT, Op.getOperand(0), Mask);
7859   }
7860 }
7861
7862 SDValue X86TargetLowering::LowerFCOPYSIGN(SDValue Op, SelectionDAG &DAG) const {
7863   LLVMContext *Context = DAG.getContext();
7864   SDValue Op0 = Op.getOperand(0);
7865   SDValue Op1 = Op.getOperand(1);
7866   DebugLoc dl = Op.getDebugLoc();
7867   EVT VT = Op.getValueType();
7868   EVT SrcVT = Op1.getValueType();
7869
7870   // If second operand is smaller, extend it first.
7871   if (SrcVT.bitsLT(VT)) {
7872     Op1 = DAG.getNode(ISD::FP_EXTEND, dl, VT, Op1);
7873     SrcVT = VT;
7874   }
7875   // And if it is bigger, shrink it first.
7876   if (SrcVT.bitsGT(VT)) {
7877     Op1 = DAG.getNode(ISD::FP_ROUND, dl, VT, Op1, DAG.getIntPtrConstant(1));
7878     SrcVT = VT;
7879   }
7880
7881   // At this point the operands and the result should have the same
7882   // type, and that won't be f80 since that is not custom lowered.
7883
7884   // First get the sign bit of second operand.
7885   SmallVector<Constant*,4> CV;
7886   if (SrcVT == MVT::f64) {
7887     CV.push_back(ConstantFP::get(*Context, APFloat(APInt(64, 1ULL << 63))));
7888     CV.push_back(ConstantFP::get(*Context, APFloat(APInt(64, 0))));
7889   } else {
7890     CV.push_back(ConstantFP::get(*Context, APFloat(APInt(32, 1U << 31))));
7891     CV.push_back(ConstantFP::get(*Context, APFloat(APInt(32, 0))));
7892     CV.push_back(ConstantFP::get(*Context, APFloat(APInt(32, 0))));
7893     CV.push_back(ConstantFP::get(*Context, APFloat(APInt(32, 0))));
7894   }
7895   Constant *C = ConstantVector::get(CV);
7896   SDValue CPIdx = DAG.getConstantPool(C, getPointerTy(), 16);
7897   SDValue Mask1 = DAG.getLoad(SrcVT, dl, DAG.getEntryNode(), CPIdx,
7898                               MachinePointerInfo::getConstantPool(),
7899                               false, false, false, 16);
7900   SDValue SignBit = DAG.getNode(X86ISD::FAND, dl, SrcVT, Op1, Mask1);
7901
7902   // Shift sign bit right or left if the two operands have different types.
7903   if (SrcVT.bitsGT(VT)) {
7904     // Op0 is MVT::f32, Op1 is MVT::f64.
7905     SignBit = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, MVT::v2f64, SignBit);
7906     SignBit = DAG.getNode(X86ISD::FSRL, dl, MVT::v2f64, SignBit,
7907                           DAG.getConstant(32, MVT::i32));
7908     SignBit = DAG.getNode(ISD::BITCAST, dl, MVT::v4f32, SignBit);
7909     SignBit = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::f32, SignBit,
7910                           DAG.getIntPtrConstant(0));
7911   }
7912
7913   // Clear first operand sign bit.
7914   CV.clear();
7915   if (VT == MVT::f64) {
7916     CV.push_back(ConstantFP::get(*Context, APFloat(APInt(64, ~(1ULL << 63)))));
7917     CV.push_back(ConstantFP::get(*Context, APFloat(APInt(64, 0))));
7918   } else {
7919     CV.push_back(ConstantFP::get(*Context, APFloat(APInt(32, ~(1U << 31)))));
7920     CV.push_back(ConstantFP::get(*Context, APFloat(APInt(32, 0))));
7921     CV.push_back(ConstantFP::get(*Context, APFloat(APInt(32, 0))));
7922     CV.push_back(ConstantFP::get(*Context, APFloat(APInt(32, 0))));
7923   }
7924   C = ConstantVector::get(CV);
7925   CPIdx = DAG.getConstantPool(C, getPointerTy(), 16);
7926   SDValue Mask2 = DAG.getLoad(VT, dl, DAG.getEntryNode(), CPIdx,
7927                               MachinePointerInfo::getConstantPool(),
7928                               false, false, false, 16);
7929   SDValue Val = DAG.getNode(X86ISD::FAND, dl, VT, Op0, Mask2);
7930
7931   // Or the value with the sign bit.
7932   return DAG.getNode(X86ISD::FOR, dl, VT, Val, SignBit);
7933 }
7934
7935 SDValue X86TargetLowering::LowerFGETSIGN(SDValue Op, SelectionDAG &DAG) const {
7936   SDValue N0 = Op.getOperand(0);
7937   DebugLoc dl = Op.getDebugLoc();
7938   EVT VT = Op.getValueType();
7939
7940   // Lower ISD::FGETSIGN to (AND (X86ISD::FGETSIGNx86 ...) 1).
7941   SDValue xFGETSIGN = DAG.getNode(X86ISD::FGETSIGNx86, dl, VT, N0,
7942                                   DAG.getConstant(1, VT));
7943   return DAG.getNode(ISD::AND, dl, VT, xFGETSIGN, DAG.getConstant(1, VT));
7944 }
7945
7946 /// Emit nodes that will be selected as "test Op0,Op0", or something
7947 /// equivalent.
7948 SDValue X86TargetLowering::EmitTest(SDValue Op, unsigned X86CC,
7949                                     SelectionDAG &DAG) const {
7950   DebugLoc dl = Op.getDebugLoc();
7951
7952   // CF and OF aren't always set the way we want. Determine which
7953   // of these we need.
7954   bool NeedCF = false;
7955   bool NeedOF = false;
7956   switch (X86CC) {
7957   default: break;
7958   case X86::COND_A: case X86::COND_AE:
7959   case X86::COND_B: case X86::COND_BE:
7960     NeedCF = true;
7961     break;
7962   case X86::COND_G: case X86::COND_GE:
7963   case X86::COND_L: case X86::COND_LE:
7964   case X86::COND_O: case X86::COND_NO:
7965     NeedOF = true;
7966     break;
7967   }
7968
7969   // See if we can use the EFLAGS value from the operand instead of
7970   // doing a separate TEST. TEST always sets OF and CF to 0, so unless
7971   // we prove that the arithmetic won't overflow, we can't use OF or CF.
7972   if (Op.getResNo() != 0 || NeedOF || NeedCF)
7973     // Emit a CMP with 0, which is the TEST pattern.
7974     return DAG.getNode(X86ISD::CMP, dl, MVT::i32, Op,
7975                        DAG.getConstant(0, Op.getValueType()));
7976
7977   unsigned Opcode = 0;
7978   unsigned NumOperands = 0;
7979   switch (Op.getNode()->getOpcode()) {
7980   case ISD::ADD:
7981     // Due to an isel shortcoming, be conservative if this add is likely to be
7982     // selected as part of a load-modify-store instruction. When the root node
7983     // in a match is a store, isel doesn't know how to remap non-chain non-flag
7984     // uses of other nodes in the match, such as the ADD in this case. This
7985     // leads to the ADD being left around and reselected, with the result being
7986     // two adds in the output.  Alas, even if none our users are stores, that
7987     // doesn't prove we're O.K.  Ergo, if we have any parents that aren't
7988     // CopyToReg or SETCC, eschew INC/DEC.  A better fix seems to require
7989     // climbing the DAG back to the root, and it doesn't seem to be worth the
7990     // effort.
7991     for (SDNode::use_iterator UI = Op.getNode()->use_begin(),
7992          UE = Op.getNode()->use_end(); UI != UE; ++UI)
7993       if (UI->getOpcode() != ISD::CopyToReg &&
7994           UI->getOpcode() != ISD::SETCC &&
7995           UI->getOpcode() != ISD::STORE)
7996         goto default_case;
7997
7998     if (ConstantSDNode *C =
7999         dyn_cast<ConstantSDNode>(Op.getNode()->getOperand(1))) {
8000       // An add of one will be selected as an INC.
8001       if (C->getAPIntValue() == 1) {
8002         Opcode = X86ISD::INC;
8003         NumOperands = 1;
8004         break;
8005       }
8006
8007       // An add of negative one (subtract of one) will be selected as a DEC.
8008       if (C->getAPIntValue().isAllOnesValue()) {
8009         Opcode = X86ISD::DEC;
8010         NumOperands = 1;
8011         break;
8012       }
8013     }
8014
8015     // Otherwise use a regular EFLAGS-setting add.
8016     Opcode = X86ISD::ADD;
8017     NumOperands = 2;
8018     break;
8019   case ISD::AND: {
8020     // If the primary and result isn't used, don't bother using X86ISD::AND,
8021     // because a TEST instruction will be better.
8022     bool NonFlagUse = false;
8023     for (SDNode::use_iterator UI = Op.getNode()->use_begin(),
8024            UE = Op.getNode()->use_end(); UI != UE; ++UI) {
8025       SDNode *User = *UI;
8026       unsigned UOpNo = UI.getOperandNo();
8027       if (User->getOpcode() == ISD::TRUNCATE && User->hasOneUse()) {
8028         // Look pass truncate.
8029         UOpNo = User->use_begin().getOperandNo();
8030         User = *User->use_begin();
8031       }
8032
8033       if (User->getOpcode() != ISD::BRCOND &&
8034           User->getOpcode() != ISD::SETCC &&
8035           (User->getOpcode() != ISD::SELECT || UOpNo != 0)) {
8036         NonFlagUse = true;
8037         break;
8038       }
8039     }
8040
8041     if (!NonFlagUse)
8042       break;
8043   }
8044     // FALL THROUGH
8045   case ISD::SUB:
8046   case ISD::OR:
8047   case ISD::XOR:
8048     // Due to the ISEL shortcoming noted above, be conservative if this op is
8049     // likely to be selected as part of a load-modify-store instruction.
8050     for (SDNode::use_iterator UI = Op.getNode()->use_begin(),
8051            UE = Op.getNode()->use_end(); UI != UE; ++UI)
8052       if (UI->getOpcode() == ISD::STORE)
8053         goto default_case;
8054
8055     // Otherwise use a regular EFLAGS-setting instruction.
8056     switch (Op.getNode()->getOpcode()) {
8057     default: llvm_unreachable("unexpected operator!");
8058     case ISD::SUB: Opcode = X86ISD::SUB; break;
8059     case ISD::OR:  Opcode = X86ISD::OR;  break;
8060     case ISD::XOR: Opcode = X86ISD::XOR; break;
8061     case ISD::AND: Opcode = X86ISD::AND; break;
8062     }
8063
8064     NumOperands = 2;
8065     break;
8066   case X86ISD::ADD:
8067   case X86ISD::SUB:
8068   case X86ISD::INC:
8069   case X86ISD::DEC:
8070   case X86ISD::OR:
8071   case X86ISD::XOR:
8072   case X86ISD::AND:
8073     return SDValue(Op.getNode(), 1);
8074   default:
8075   default_case:
8076     break;
8077   }
8078
8079   if (Opcode == 0)
8080     // Emit a CMP with 0, which is the TEST pattern.
8081     return DAG.getNode(X86ISD::CMP, dl, MVT::i32, Op,
8082                        DAG.getConstant(0, Op.getValueType()));
8083
8084   SDVTList VTs = DAG.getVTList(Op.getValueType(), MVT::i32);
8085   SmallVector<SDValue, 4> Ops;
8086   for (unsigned i = 0; i != NumOperands; ++i)
8087     Ops.push_back(Op.getOperand(i));
8088
8089   SDValue New = DAG.getNode(Opcode, dl, VTs, &Ops[0], NumOperands);
8090   DAG.ReplaceAllUsesWith(Op, New);
8091   return SDValue(New.getNode(), 1);
8092 }
8093
8094 /// Emit nodes that will be selected as "cmp Op0,Op1", or something
8095 /// equivalent.
8096 SDValue X86TargetLowering::EmitCmp(SDValue Op0, SDValue Op1, unsigned X86CC,
8097                                    SelectionDAG &DAG) const {
8098   if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op1))
8099     if (C->getAPIntValue() == 0)
8100       return EmitTest(Op0, X86CC, DAG);
8101
8102   DebugLoc dl = Op0.getDebugLoc();
8103   return DAG.getNode(X86ISD::CMP, dl, MVT::i32, Op0, Op1);
8104 }
8105
8106 /// LowerToBT - Result of 'and' is compared against zero. Turn it into a BT node
8107 /// if it's possible.
8108 SDValue X86TargetLowering::LowerToBT(SDValue And, ISD::CondCode CC,
8109                                      DebugLoc dl, SelectionDAG &DAG) const {
8110   SDValue Op0 = And.getOperand(0);
8111   SDValue Op1 = And.getOperand(1);
8112   if (Op0.getOpcode() == ISD::TRUNCATE)
8113     Op0 = Op0.getOperand(0);
8114   if (Op1.getOpcode() == ISD::TRUNCATE)
8115     Op1 = Op1.getOperand(0);
8116
8117   SDValue LHS, RHS;
8118   if (Op1.getOpcode() == ISD::SHL)
8119     std::swap(Op0, Op1);
8120   if (Op0.getOpcode() == ISD::SHL) {
8121     if (ConstantSDNode *And00C = dyn_cast<ConstantSDNode>(Op0.getOperand(0)))
8122       if (And00C->getZExtValue() == 1) {
8123         // If we looked past a truncate, check that it's only truncating away
8124         // known zeros.
8125         unsigned BitWidth = Op0.getValueSizeInBits();
8126         unsigned AndBitWidth = And.getValueSizeInBits();
8127         if (BitWidth > AndBitWidth) {
8128           APInt Mask = APInt::getAllOnesValue(BitWidth), Zeros, Ones;
8129           DAG.ComputeMaskedBits(Op0, Mask, Zeros, Ones);
8130           if (Zeros.countLeadingOnes() < BitWidth - AndBitWidth)
8131             return SDValue();
8132         }
8133         LHS = Op1;
8134         RHS = Op0.getOperand(1);
8135       }
8136   } else if (Op1.getOpcode() == ISD::Constant) {
8137     ConstantSDNode *AndRHS = cast<ConstantSDNode>(Op1);
8138     uint64_t AndRHSVal = AndRHS->getZExtValue();
8139     SDValue AndLHS = Op0;
8140
8141     if (AndRHSVal == 1 && AndLHS.getOpcode() == ISD::SRL) {
8142       LHS = AndLHS.getOperand(0);
8143       RHS = AndLHS.getOperand(1);
8144     }
8145
8146     // Use BT if the immediate can't be encoded in a TEST instruction.
8147     if (!isUInt<32>(AndRHSVal) && isPowerOf2_64(AndRHSVal)) {
8148       LHS = AndLHS;
8149       RHS = DAG.getConstant(Log2_64_Ceil(AndRHSVal), LHS.getValueType());
8150     }
8151   }
8152
8153   if (LHS.getNode()) {
8154     // If LHS is i8, promote it to i32 with any_extend.  There is no i8 BT
8155     // instruction.  Since the shift amount is in-range-or-undefined, we know
8156     // that doing a bittest on the i32 value is ok.  We extend to i32 because
8157     // the encoding for the i16 version is larger than the i32 version.
8158     // Also promote i16 to i32 for performance / code size reason.
8159     if (LHS.getValueType() == MVT::i8 ||
8160         LHS.getValueType() == MVT::i16)
8161       LHS = DAG.getNode(ISD::ANY_EXTEND, dl, MVT::i32, LHS);
8162
8163     // If the operand types disagree, extend the shift amount to match.  Since
8164     // BT ignores high bits (like shifts) we can use anyextend.
8165     if (LHS.getValueType() != RHS.getValueType())
8166       RHS = DAG.getNode(ISD::ANY_EXTEND, dl, LHS.getValueType(), RHS);
8167
8168     SDValue BT = DAG.getNode(X86ISD::BT, dl, MVT::i32, LHS, RHS);
8169     unsigned Cond = CC == ISD::SETEQ ? X86::COND_AE : X86::COND_B;
8170     return DAG.getNode(X86ISD::SETCC, dl, MVT::i8,
8171                        DAG.getConstant(Cond, MVT::i8), BT);
8172   }
8173
8174   return SDValue();
8175 }
8176
8177 SDValue X86TargetLowering::LowerSETCC(SDValue Op, SelectionDAG &DAG) const {
8178
8179   if (Op.getValueType().isVector()) return LowerVSETCC(Op, DAG);
8180
8181   assert(Op.getValueType() == MVT::i8 && "SetCC type must be 8-bit integer");
8182   SDValue Op0 = Op.getOperand(0);
8183   SDValue Op1 = Op.getOperand(1);
8184   DebugLoc dl = Op.getDebugLoc();
8185   ISD::CondCode CC = cast<CondCodeSDNode>(Op.getOperand(2))->get();
8186
8187   // Optimize to BT if possible.
8188   // Lower (X & (1 << N)) == 0 to BT(X, N).
8189   // Lower ((X >>u N) & 1) != 0 to BT(X, N).
8190   // Lower ((X >>s N) & 1) != 0 to BT(X, N).
8191   if (Op0.getOpcode() == ISD::AND && Op0.hasOneUse() &&
8192       Op1.getOpcode() == ISD::Constant &&
8193       cast<ConstantSDNode>(Op1)->isNullValue() &&
8194       (CC == ISD::SETEQ || CC == ISD::SETNE)) {
8195     SDValue NewSetCC = LowerToBT(Op0, CC, dl, DAG);
8196     if (NewSetCC.getNode())
8197       return NewSetCC;
8198   }
8199
8200   // Look for X == 0, X == 1, X != 0, or X != 1.  We can simplify some forms of
8201   // these.
8202   if (Op1.getOpcode() == ISD::Constant &&
8203       (cast<ConstantSDNode>(Op1)->getZExtValue() == 1 ||
8204        cast<ConstantSDNode>(Op1)->isNullValue()) &&
8205       (CC == ISD::SETEQ || CC == ISD::SETNE)) {
8206
8207     // If the input is a setcc, then reuse the input setcc or use a new one with
8208     // the inverted condition.
8209     if (Op0.getOpcode() == X86ISD::SETCC) {
8210       X86::CondCode CCode = (X86::CondCode)Op0.getConstantOperandVal(0);
8211       bool Invert = (CC == ISD::SETNE) ^
8212         cast<ConstantSDNode>(Op1)->isNullValue();
8213       if (!Invert) return Op0;
8214
8215       CCode = X86::GetOppositeBranchCondition(CCode);
8216       return DAG.getNode(X86ISD::SETCC, dl, MVT::i8,
8217                          DAG.getConstant(CCode, MVT::i8), Op0.getOperand(1));
8218     }
8219   }
8220
8221   bool isFP = Op1.getValueType().isFloatingPoint();
8222   unsigned X86CC = TranslateX86CC(CC, isFP, Op0, Op1, DAG);
8223   if (X86CC == X86::COND_INVALID)
8224     return SDValue();
8225
8226   SDValue EFLAGS = EmitCmp(Op0, Op1, X86CC, DAG);
8227   return DAG.getNode(X86ISD::SETCC, dl, MVT::i8,
8228                      DAG.getConstant(X86CC, MVT::i8), EFLAGS);
8229 }
8230
8231 // Lower256IntVSETCC - Break a VSETCC 256-bit integer VSETCC into two new 128
8232 // ones, and then concatenate the result back.
8233 static SDValue Lower256IntVSETCC(SDValue Op, SelectionDAG &DAG) {
8234   EVT VT = Op.getValueType();
8235
8236   assert(VT.getSizeInBits() == 256 && Op.getOpcode() == ISD::SETCC &&
8237          "Unsupported value type for operation");
8238
8239   int NumElems = VT.getVectorNumElements();
8240   DebugLoc dl = Op.getDebugLoc();
8241   SDValue CC = Op.getOperand(2);
8242   SDValue Idx0 = DAG.getConstant(0, MVT::i32);
8243   SDValue Idx1 = DAG.getConstant(NumElems/2, MVT::i32);
8244
8245   // Extract the LHS vectors
8246   SDValue LHS = Op.getOperand(0);
8247   SDValue LHS1 = Extract128BitVector(LHS, Idx0, DAG, dl);
8248   SDValue LHS2 = Extract128BitVector(LHS, Idx1, DAG, dl);
8249
8250   // Extract the RHS vectors
8251   SDValue RHS = Op.getOperand(1);
8252   SDValue RHS1 = Extract128BitVector(RHS, Idx0, DAG, dl);
8253   SDValue RHS2 = Extract128BitVector(RHS, Idx1, DAG, dl);
8254
8255   // Issue the operation on the smaller types and concatenate the result back
8256   MVT EltVT = VT.getVectorElementType().getSimpleVT();
8257   EVT NewVT = MVT::getVectorVT(EltVT, NumElems/2);
8258   return DAG.getNode(ISD::CONCAT_VECTORS, dl, VT,
8259                      DAG.getNode(Op.getOpcode(), dl, NewVT, LHS1, RHS1, CC),
8260                      DAG.getNode(Op.getOpcode(), dl, NewVT, LHS2, RHS2, CC));
8261 }
8262
8263
8264 SDValue X86TargetLowering::LowerVSETCC(SDValue Op, SelectionDAG &DAG) const {
8265   SDValue Cond;
8266   SDValue Op0 = Op.getOperand(0);
8267   SDValue Op1 = Op.getOperand(1);
8268   SDValue CC = Op.getOperand(2);
8269   EVT VT = Op.getValueType();
8270   ISD::CondCode SetCCOpcode = cast<CondCodeSDNode>(CC)->get();
8271   bool isFP = Op.getOperand(1).getValueType().isFloatingPoint();
8272   DebugLoc dl = Op.getDebugLoc();
8273
8274   if (isFP) {
8275     unsigned SSECC = 8;
8276     EVT EltVT = Op0.getValueType().getVectorElementType();
8277     assert(EltVT == MVT::f32 || EltVT == MVT::f64); (void)EltVT;
8278
8279     bool Swap = false;
8280
8281     // SSE Condition code mapping:
8282     //  0 - EQ
8283     //  1 - LT
8284     //  2 - LE
8285     //  3 - UNORD
8286     //  4 - NEQ
8287     //  5 - NLT
8288     //  6 - NLE
8289     //  7 - ORD
8290     switch (SetCCOpcode) {
8291     default: break;
8292     case ISD::SETOEQ:
8293     case ISD::SETEQ:  SSECC = 0; break;
8294     case ISD::SETOGT:
8295     case ISD::SETGT: Swap = true; // Fallthrough
8296     case ISD::SETLT:
8297     case ISD::SETOLT: SSECC = 1; break;
8298     case ISD::SETOGE:
8299     case ISD::SETGE: Swap = true; // Fallthrough
8300     case ISD::SETLE:
8301     case ISD::SETOLE: SSECC = 2; break;
8302     case ISD::SETUO:  SSECC = 3; break;
8303     case ISD::SETUNE:
8304     case ISD::SETNE:  SSECC = 4; break;
8305     case ISD::SETULE: Swap = true;
8306     case ISD::SETUGE: SSECC = 5; break;
8307     case ISD::SETULT: Swap = true;
8308     case ISD::SETUGT: SSECC = 6; break;
8309     case ISD::SETO:   SSECC = 7; break;
8310     }
8311     if (Swap)
8312       std::swap(Op0, Op1);
8313
8314     // In the two special cases we can't handle, emit two comparisons.
8315     if (SSECC == 8) {
8316       if (SetCCOpcode == ISD::SETUEQ) {
8317         SDValue UNORD, EQ;
8318         UNORD = DAG.getNode(X86ISD::CMPP, dl, VT, Op0, Op1,
8319                             DAG.getConstant(3, MVT::i8));
8320         EQ = DAG.getNode(X86ISD::CMPP, dl, VT, Op0, Op1,
8321                          DAG.getConstant(0, MVT::i8));
8322         return DAG.getNode(ISD::OR, dl, VT, UNORD, EQ);
8323       } else if (SetCCOpcode == ISD::SETONE) {
8324         SDValue ORD, NEQ;
8325         ORD = DAG.getNode(X86ISD::CMPP, dl, VT, Op0, Op1,
8326                           DAG.getConstant(7, MVT::i8));
8327         NEQ = DAG.getNode(X86ISD::CMPP, dl, VT, Op0, Op1,
8328                           DAG.getConstant(4, MVT::i8));
8329         return DAG.getNode(ISD::AND, dl, VT, ORD, NEQ);
8330       }
8331       llvm_unreachable("Illegal FP comparison");
8332     }
8333     // Handle all other FP comparisons here.
8334     return DAG.getNode(X86ISD::CMPP, dl, VT, Op0, Op1,
8335                        DAG.getConstant(SSECC, MVT::i8));
8336   }
8337
8338   // Break 256-bit integer vector compare into smaller ones.
8339   if (VT.getSizeInBits() == 256 && !Subtarget->hasAVX2())
8340     return Lower256IntVSETCC(Op, DAG);
8341
8342   // We are handling one of the integer comparisons here.  Since SSE only has
8343   // GT and EQ comparisons for integer, swapping operands and multiple
8344   // operations may be required for some comparisons.
8345   unsigned Opc = 0;
8346   bool Swap = false, Invert = false, FlipSigns = false;
8347
8348   switch (SetCCOpcode) {
8349   default: break;
8350   case ISD::SETNE:  Invert = true;
8351   case ISD::SETEQ:  Opc = X86ISD::PCMPEQ; break;
8352   case ISD::SETLT:  Swap = true;
8353   case ISD::SETGT:  Opc = X86ISD::PCMPGT; break;
8354   case ISD::SETGE:  Swap = true;
8355   case ISD::SETLE:  Opc = X86ISD::PCMPGT; Invert = true; break;
8356   case ISD::SETULT: Swap = true;
8357   case ISD::SETUGT: Opc = X86ISD::PCMPGT; FlipSigns = true; break;
8358   case ISD::SETUGE: Swap = true;
8359   case ISD::SETULE: Opc = X86ISD::PCMPGT; FlipSigns = true; Invert = true; break;
8360   }
8361   if (Swap)
8362     std::swap(Op0, Op1);
8363
8364   // Check that the operation in question is available (most are plain SSE2,
8365   // but PCMPGTQ and PCMPEQQ have different requirements).
8366   if (Opc == X86ISD::PCMPGT && VT == MVT::v2i64 && !Subtarget->hasSSE42())
8367     return SDValue();
8368   if (Opc == X86ISD::PCMPEQ && VT == MVT::v2i64 && !Subtarget->hasSSE41())
8369     return SDValue();
8370
8371   // Since SSE has no unsigned integer comparisons, we need to flip  the sign
8372   // bits of the inputs before performing those operations.
8373   if (FlipSigns) {
8374     EVT EltVT = VT.getVectorElementType();
8375     SDValue SignBit = DAG.getConstant(APInt::getSignBit(EltVT.getSizeInBits()),
8376                                       EltVT);
8377     std::vector<SDValue> SignBits(VT.getVectorNumElements(), SignBit);
8378     SDValue SignVec = DAG.getNode(ISD::BUILD_VECTOR, dl, VT, &SignBits[0],
8379                                     SignBits.size());
8380     Op0 = DAG.getNode(ISD::XOR, dl, VT, Op0, SignVec);
8381     Op1 = DAG.getNode(ISD::XOR, dl, VT, Op1, SignVec);
8382   }
8383
8384   SDValue Result = DAG.getNode(Opc, dl, VT, Op0, Op1);
8385
8386   // If the logical-not of the result is required, perform that now.
8387   if (Invert)
8388     Result = DAG.getNOT(dl, Result, VT);
8389
8390   return Result;
8391 }
8392
8393 // isX86LogicalCmp - Return true if opcode is a X86 logical comparison.
8394 static bool isX86LogicalCmp(SDValue Op) {
8395   unsigned Opc = Op.getNode()->getOpcode();
8396   if (Opc == X86ISD::CMP || Opc == X86ISD::COMI || Opc == X86ISD::UCOMI)
8397     return true;
8398   if (Op.getResNo() == 1 &&
8399       (Opc == X86ISD::ADD ||
8400        Opc == X86ISD::SUB ||
8401        Opc == X86ISD::ADC ||
8402        Opc == X86ISD::SBB ||
8403        Opc == X86ISD::SMUL ||
8404        Opc == X86ISD::UMUL ||
8405        Opc == X86ISD::INC ||
8406        Opc == X86ISD::DEC ||
8407        Opc == X86ISD::OR ||
8408        Opc == X86ISD::XOR ||
8409        Opc == X86ISD::AND))
8410     return true;
8411
8412   if (Op.getResNo() == 2 && Opc == X86ISD::UMUL)
8413     return true;
8414
8415   return false;
8416 }
8417
8418 static bool isZero(SDValue V) {
8419   ConstantSDNode *C = dyn_cast<ConstantSDNode>(V);
8420   return C && C->isNullValue();
8421 }
8422
8423 static bool isAllOnes(SDValue V) {
8424   ConstantSDNode *C = dyn_cast<ConstantSDNode>(V);
8425   return C && C->isAllOnesValue();
8426 }
8427
8428 SDValue X86TargetLowering::LowerSELECT(SDValue Op, SelectionDAG &DAG) const {
8429   bool addTest = true;
8430   SDValue Cond  = Op.getOperand(0);
8431   SDValue Op1 = Op.getOperand(1);
8432   SDValue Op2 = Op.getOperand(2);
8433   DebugLoc DL = Op.getDebugLoc();
8434   SDValue CC;
8435
8436   if (Cond.getOpcode() == ISD::SETCC) {
8437     SDValue NewCond = LowerSETCC(Cond, DAG);
8438     if (NewCond.getNode())
8439       Cond = NewCond;
8440   }
8441
8442   // (select (x == 0), -1, y) -> (sign_bit (x - 1)) | y
8443   // (select (x == 0), y, -1) -> ~(sign_bit (x - 1)) | y
8444   // (select (x != 0), y, -1) -> (sign_bit (x - 1)) | y
8445   // (select (x != 0), -1, y) -> ~(sign_bit (x - 1)) | y
8446   if (Cond.getOpcode() == X86ISD::SETCC &&
8447       Cond.getOperand(1).getOpcode() == X86ISD::CMP &&
8448       isZero(Cond.getOperand(1).getOperand(1))) {
8449     SDValue Cmp = Cond.getOperand(1);
8450
8451     unsigned CondCode =cast<ConstantSDNode>(Cond.getOperand(0))->getZExtValue();
8452
8453     if ((isAllOnes(Op1) || isAllOnes(Op2)) &&
8454         (CondCode == X86::COND_E || CondCode == X86::COND_NE)) {
8455       SDValue Y = isAllOnes(Op2) ? Op1 : Op2;
8456
8457       SDValue CmpOp0 = Cmp.getOperand(0);
8458       Cmp = DAG.getNode(X86ISD::CMP, DL, MVT::i32,
8459                         CmpOp0, DAG.getConstant(1, CmpOp0.getValueType()));
8460
8461       SDValue Res =   // Res = 0 or -1.
8462         DAG.getNode(X86ISD::SETCC_CARRY, DL, Op.getValueType(),
8463                     DAG.getConstant(X86::COND_B, MVT::i8), Cmp);
8464
8465       if (isAllOnes(Op1) != (CondCode == X86::COND_E))
8466         Res = DAG.getNOT(DL, Res, Res.getValueType());
8467
8468       ConstantSDNode *N2C = dyn_cast<ConstantSDNode>(Op2);
8469       if (N2C == 0 || !N2C->isNullValue())
8470         Res = DAG.getNode(ISD::OR, DL, Res.getValueType(), Res, Y);
8471       return Res;
8472     }
8473   }
8474
8475   // Look past (and (setcc_carry (cmp ...)), 1).
8476   if (Cond.getOpcode() == ISD::AND &&
8477       Cond.getOperand(0).getOpcode() == X86ISD::SETCC_CARRY) {
8478     ConstantSDNode *C = dyn_cast<ConstantSDNode>(Cond.getOperand(1));
8479     if (C && C->getAPIntValue() == 1)
8480       Cond = Cond.getOperand(0);
8481   }
8482
8483   // If condition flag is set by a X86ISD::CMP, then use it as the condition
8484   // setting operand in place of the X86ISD::SETCC.
8485   unsigned CondOpcode = Cond.getOpcode();
8486   if (CondOpcode == X86ISD::SETCC ||
8487       CondOpcode == X86ISD::SETCC_CARRY) {
8488     CC = Cond.getOperand(0);
8489
8490     SDValue Cmp = Cond.getOperand(1);
8491     unsigned Opc = Cmp.getOpcode();
8492     EVT VT = Op.getValueType();
8493
8494     bool IllegalFPCMov = false;
8495     if (VT.isFloatingPoint() && !VT.isVector() &&
8496         !isScalarFPTypeInSSEReg(VT))  // FPStack?
8497       IllegalFPCMov = !hasFPCMov(cast<ConstantSDNode>(CC)->getSExtValue());
8498
8499     if ((isX86LogicalCmp(Cmp) && !IllegalFPCMov) ||
8500         Opc == X86ISD::BT) { // FIXME
8501       Cond = Cmp;
8502       addTest = false;
8503     }
8504   } else if (CondOpcode == ISD::USUBO || CondOpcode == ISD::SSUBO ||
8505              CondOpcode == ISD::UADDO || CondOpcode == ISD::SADDO ||
8506              ((CondOpcode == ISD::UMULO || CondOpcode == ISD::SMULO) &&
8507               Cond.getOperand(0).getValueType() != MVT::i8)) {
8508     SDValue LHS = Cond.getOperand(0);
8509     SDValue RHS = Cond.getOperand(1);
8510     unsigned X86Opcode;
8511     unsigned X86Cond;
8512     SDVTList VTs;
8513     switch (CondOpcode) {
8514     case ISD::UADDO: X86Opcode = X86ISD::ADD; X86Cond = X86::COND_B; break;
8515     case ISD::SADDO: X86Opcode = X86ISD::ADD; X86Cond = X86::COND_O; break;
8516     case ISD::USUBO: X86Opcode = X86ISD::SUB; X86Cond = X86::COND_B; break;
8517     case ISD::SSUBO: X86Opcode = X86ISD::SUB; X86Cond = X86::COND_O; break;
8518     case ISD::UMULO: X86Opcode = X86ISD::UMUL; X86Cond = X86::COND_O; break;
8519     case ISD::SMULO: X86Opcode = X86ISD::SMUL; X86Cond = X86::COND_O; break;
8520     default: llvm_unreachable("unexpected overflowing operator");
8521     }
8522     if (CondOpcode == ISD::UMULO)
8523       VTs = DAG.getVTList(LHS.getValueType(), LHS.getValueType(),
8524                           MVT::i32);
8525     else
8526       VTs = DAG.getVTList(LHS.getValueType(), MVT::i32);
8527
8528     SDValue X86Op = DAG.getNode(X86Opcode, DL, VTs, LHS, RHS);
8529
8530     if (CondOpcode == ISD::UMULO)
8531       Cond = X86Op.getValue(2);
8532     else
8533       Cond = X86Op.getValue(1);
8534
8535     CC = DAG.getConstant(X86Cond, MVT::i8);
8536     addTest = false;
8537   }
8538
8539   if (addTest) {
8540     // Look pass the truncate.
8541     if (Cond.getOpcode() == ISD::TRUNCATE)
8542       Cond = Cond.getOperand(0);
8543
8544     // We know the result of AND is compared against zero. Try to match
8545     // it to BT.
8546     if (Cond.getOpcode() == ISD::AND && Cond.hasOneUse()) {
8547       SDValue NewSetCC = LowerToBT(Cond, ISD::SETNE, DL, DAG);
8548       if (NewSetCC.getNode()) {
8549         CC = NewSetCC.getOperand(0);
8550         Cond = NewSetCC.getOperand(1);
8551         addTest = false;
8552       }
8553     }
8554   }
8555
8556   if (addTest) {
8557     CC = DAG.getConstant(X86::COND_NE, MVT::i8);
8558     Cond = EmitTest(Cond, X86::COND_NE, DAG);
8559   }
8560
8561   // a <  b ? -1 :  0 -> RES = ~setcc_carry
8562   // a <  b ?  0 : -1 -> RES = setcc_carry
8563   // a >= b ? -1 :  0 -> RES = setcc_carry
8564   // a >= b ?  0 : -1 -> RES = ~setcc_carry
8565   if (Cond.getOpcode() == X86ISD::CMP) {
8566     unsigned CondCode = cast<ConstantSDNode>(CC)->getZExtValue();
8567
8568     if ((CondCode == X86::COND_AE || CondCode == X86::COND_B) &&
8569         (isAllOnes(Op1) || isAllOnes(Op2)) && (isZero(Op1) || isZero(Op2))) {
8570       SDValue Res = DAG.getNode(X86ISD::SETCC_CARRY, DL, Op.getValueType(),
8571                                 DAG.getConstant(X86::COND_B, MVT::i8), Cond);
8572       if (isAllOnes(Op1) != (CondCode == X86::COND_B))
8573         return DAG.getNOT(DL, Res, Res.getValueType());
8574       return Res;
8575     }
8576   }
8577
8578   // X86ISD::CMOV means set the result (which is operand 1) to the RHS if
8579   // condition is true.
8580   SDVTList VTs = DAG.getVTList(Op.getValueType(), MVT::Glue);
8581   SDValue Ops[] = { Op2, Op1, CC, Cond };
8582   return DAG.getNode(X86ISD::CMOV, DL, VTs, Ops, array_lengthof(Ops));
8583 }
8584
8585 // isAndOrOfSingleUseSetCCs - Return true if node is an ISD::AND or
8586 // ISD::OR of two X86ISD::SETCC nodes each of which has no other use apart
8587 // from the AND / OR.
8588 static bool isAndOrOfSetCCs(SDValue Op, unsigned &Opc) {
8589   Opc = Op.getOpcode();
8590   if (Opc != ISD::OR && Opc != ISD::AND)
8591     return false;
8592   return (Op.getOperand(0).getOpcode() == X86ISD::SETCC &&
8593           Op.getOperand(0).hasOneUse() &&
8594           Op.getOperand(1).getOpcode() == X86ISD::SETCC &&
8595           Op.getOperand(1).hasOneUse());
8596 }
8597
8598 // isXor1OfSetCC - Return true if node is an ISD::XOR of a X86ISD::SETCC and
8599 // 1 and that the SETCC node has a single use.
8600 static bool isXor1OfSetCC(SDValue Op) {
8601   if (Op.getOpcode() != ISD::XOR)
8602     return false;
8603   ConstantSDNode *N1C = dyn_cast<ConstantSDNode>(Op.getOperand(1));
8604   if (N1C && N1C->getAPIntValue() == 1) {
8605     return Op.getOperand(0).getOpcode() == X86ISD::SETCC &&
8606       Op.getOperand(0).hasOneUse();
8607   }
8608   return false;
8609 }
8610
8611 SDValue X86TargetLowering::LowerBRCOND(SDValue Op, SelectionDAG &DAG) const {
8612   bool addTest = true;
8613   SDValue Chain = Op.getOperand(0);
8614   SDValue Cond  = Op.getOperand(1);
8615   SDValue Dest  = Op.getOperand(2);
8616   DebugLoc dl = Op.getDebugLoc();
8617   SDValue CC;
8618   bool Inverted = false;
8619
8620   if (Cond.getOpcode() == ISD::SETCC) {
8621     // Check for setcc([su]{add,sub,mul}o == 0).
8622     if (cast<CondCodeSDNode>(Cond.getOperand(2))->get() == ISD::SETEQ &&
8623         isa<ConstantSDNode>(Cond.getOperand(1)) &&
8624         cast<ConstantSDNode>(Cond.getOperand(1))->isNullValue() &&
8625         Cond.getOperand(0).getResNo() == 1 &&
8626         (Cond.getOperand(0).getOpcode() == ISD::SADDO ||
8627          Cond.getOperand(0).getOpcode() == ISD::UADDO ||
8628          Cond.getOperand(0).getOpcode() == ISD::SSUBO ||
8629          Cond.getOperand(0).getOpcode() == ISD::USUBO ||
8630          Cond.getOperand(0).getOpcode() == ISD::SMULO ||
8631          Cond.getOperand(0).getOpcode() == ISD::UMULO)) {
8632       Inverted = true;
8633       Cond = Cond.getOperand(0);
8634     } else {
8635       SDValue NewCond = LowerSETCC(Cond, DAG);
8636       if (NewCond.getNode())
8637         Cond = NewCond;
8638     }
8639   }
8640 #if 0
8641   // FIXME: LowerXALUO doesn't handle these!!
8642   else if (Cond.getOpcode() == X86ISD::ADD  ||
8643            Cond.getOpcode() == X86ISD::SUB  ||
8644            Cond.getOpcode() == X86ISD::SMUL ||
8645            Cond.getOpcode() == X86ISD::UMUL)
8646     Cond = LowerXALUO(Cond, DAG);
8647 #endif
8648
8649   // Look pass (and (setcc_carry (cmp ...)), 1).
8650   if (Cond.getOpcode() == ISD::AND &&
8651       Cond.getOperand(0).getOpcode() == X86ISD::SETCC_CARRY) {
8652     ConstantSDNode *C = dyn_cast<ConstantSDNode>(Cond.getOperand(1));
8653     if (C && C->getAPIntValue() == 1)
8654       Cond = Cond.getOperand(0);
8655   }
8656
8657   // If condition flag is set by a X86ISD::CMP, then use it as the condition
8658   // setting operand in place of the X86ISD::SETCC.
8659   unsigned CondOpcode = Cond.getOpcode();
8660   if (CondOpcode == X86ISD::SETCC ||
8661       CondOpcode == X86ISD::SETCC_CARRY) {
8662     CC = Cond.getOperand(0);
8663
8664     SDValue Cmp = Cond.getOperand(1);
8665     unsigned Opc = Cmp.getOpcode();
8666     // FIXME: WHY THE SPECIAL CASING OF LogicalCmp??
8667     if (isX86LogicalCmp(Cmp) || Opc == X86ISD::BT) {
8668       Cond = Cmp;
8669       addTest = false;
8670     } else {
8671       switch (cast<ConstantSDNode>(CC)->getZExtValue()) {
8672       default: break;
8673       case X86::COND_O:
8674       case X86::COND_B:
8675         // These can only come from an arithmetic instruction with overflow,
8676         // e.g. SADDO, UADDO.
8677         Cond = Cond.getNode()->getOperand(1);
8678         addTest = false;
8679         break;
8680       }
8681     }
8682   }
8683   CondOpcode = Cond.getOpcode();
8684   if (CondOpcode == ISD::UADDO || CondOpcode == ISD::SADDO ||
8685       CondOpcode == ISD::USUBO || CondOpcode == ISD::SSUBO ||
8686       ((CondOpcode == ISD::UMULO || CondOpcode == ISD::SMULO) &&
8687        Cond.getOperand(0).getValueType() != MVT::i8)) {
8688     SDValue LHS = Cond.getOperand(0);
8689     SDValue RHS = Cond.getOperand(1);
8690     unsigned X86Opcode;
8691     unsigned X86Cond;
8692     SDVTList VTs;
8693     switch (CondOpcode) {
8694     case ISD::UADDO: X86Opcode = X86ISD::ADD; X86Cond = X86::COND_B; break;
8695     case ISD::SADDO: X86Opcode = X86ISD::ADD; X86Cond = X86::COND_O; break;
8696     case ISD::USUBO: X86Opcode = X86ISD::SUB; X86Cond = X86::COND_B; break;
8697     case ISD::SSUBO: X86Opcode = X86ISD::SUB; X86Cond = X86::COND_O; break;
8698     case ISD::UMULO: X86Opcode = X86ISD::UMUL; X86Cond = X86::COND_O; break;
8699     case ISD::SMULO: X86Opcode = X86ISD::SMUL; X86Cond = X86::COND_O; break;
8700     default: llvm_unreachable("unexpected overflowing operator");
8701     }
8702     if (Inverted)
8703       X86Cond = X86::GetOppositeBranchCondition((X86::CondCode)X86Cond);
8704     if (CondOpcode == ISD::UMULO)
8705       VTs = DAG.getVTList(LHS.getValueType(), LHS.getValueType(),
8706                           MVT::i32);
8707     else
8708       VTs = DAG.getVTList(LHS.getValueType(), MVT::i32);
8709
8710     SDValue X86Op = DAG.getNode(X86Opcode, dl, VTs, LHS, RHS);
8711
8712     if (CondOpcode == ISD::UMULO)
8713       Cond = X86Op.getValue(2);
8714     else
8715       Cond = X86Op.getValue(1);
8716
8717     CC = DAG.getConstant(X86Cond, MVT::i8);
8718     addTest = false;
8719   } else {
8720     unsigned CondOpc;
8721     if (Cond.hasOneUse() && isAndOrOfSetCCs(Cond, CondOpc)) {
8722       SDValue Cmp = Cond.getOperand(0).getOperand(1);
8723       if (CondOpc == ISD::OR) {
8724         // Also, recognize the pattern generated by an FCMP_UNE. We can emit
8725         // two branches instead of an explicit OR instruction with a
8726         // separate test.
8727         if (Cmp == Cond.getOperand(1).getOperand(1) &&
8728             isX86LogicalCmp(Cmp)) {
8729           CC = Cond.getOperand(0).getOperand(0);
8730           Chain = DAG.getNode(X86ISD::BRCOND, dl, Op.getValueType(),
8731                               Chain, Dest, CC, Cmp);
8732           CC = Cond.getOperand(1).getOperand(0);
8733           Cond = Cmp;
8734           addTest = false;
8735         }
8736       } else { // ISD::AND
8737         // Also, recognize the pattern generated by an FCMP_OEQ. We can emit
8738         // two branches instead of an explicit AND instruction with a
8739         // separate test. However, we only do this if this block doesn't
8740         // have a fall-through edge, because this requires an explicit
8741         // jmp when the condition is false.
8742         if (Cmp == Cond.getOperand(1).getOperand(1) &&
8743             isX86LogicalCmp(Cmp) &&
8744             Op.getNode()->hasOneUse()) {
8745           X86::CondCode CCode =
8746             (X86::CondCode)Cond.getOperand(0).getConstantOperandVal(0);
8747           CCode = X86::GetOppositeBranchCondition(CCode);
8748           CC = DAG.getConstant(CCode, MVT::i8);
8749           SDNode *User = *Op.getNode()->use_begin();
8750           // Look for an unconditional branch following this conditional branch.
8751           // We need this because we need to reverse the successors in order
8752           // to implement FCMP_OEQ.
8753           if (User->getOpcode() == ISD::BR) {
8754             SDValue FalseBB = User->getOperand(1);
8755             SDNode *NewBR =
8756               DAG.UpdateNodeOperands(User, User->getOperand(0), Dest);
8757             assert(NewBR == User);
8758             (void)NewBR;
8759             Dest = FalseBB;
8760
8761             Chain = DAG.getNode(X86ISD::BRCOND, dl, Op.getValueType(),
8762                                 Chain, Dest, CC, Cmp);
8763             X86::CondCode CCode =
8764               (X86::CondCode)Cond.getOperand(1).getConstantOperandVal(0);
8765             CCode = X86::GetOppositeBranchCondition(CCode);
8766             CC = DAG.getConstant(CCode, MVT::i8);
8767             Cond = Cmp;
8768             addTest = false;
8769           }
8770         }
8771       }
8772     } else if (Cond.hasOneUse() && isXor1OfSetCC(Cond)) {
8773       // Recognize for xorb (setcc), 1 patterns. The xor inverts the condition.
8774       // It should be transformed during dag combiner except when the condition
8775       // is set by a arithmetics with overflow node.
8776       X86::CondCode CCode =
8777         (X86::CondCode)Cond.getOperand(0).getConstantOperandVal(0);
8778       CCode = X86::GetOppositeBranchCondition(CCode);
8779       CC = DAG.getConstant(CCode, MVT::i8);
8780       Cond = Cond.getOperand(0).getOperand(1);
8781       addTest = false;
8782     } else if (Cond.getOpcode() == ISD::SETCC &&
8783                cast<CondCodeSDNode>(Cond.getOperand(2))->get() == ISD::SETOEQ) {
8784       // For FCMP_OEQ, we can emit
8785       // two branches instead of an explicit AND instruction with a
8786       // separate test. However, we only do this if this block doesn't
8787       // have a fall-through edge, because this requires an explicit
8788       // jmp when the condition is false.
8789       if (Op.getNode()->hasOneUse()) {
8790         SDNode *User = *Op.getNode()->use_begin();
8791         // Look for an unconditional branch following this conditional branch.
8792         // We need this because we need to reverse the successors in order
8793         // to implement FCMP_OEQ.
8794         if (User->getOpcode() == ISD::BR) {
8795           SDValue FalseBB = User->getOperand(1);
8796           SDNode *NewBR =
8797             DAG.UpdateNodeOperands(User, User->getOperand(0), Dest);
8798           assert(NewBR == User);
8799           (void)NewBR;
8800           Dest = FalseBB;
8801
8802           SDValue Cmp = DAG.getNode(X86ISD::CMP, dl, MVT::i32,
8803                                     Cond.getOperand(0), Cond.getOperand(1));
8804           CC = DAG.getConstant(X86::COND_NE, MVT::i8);
8805           Chain = DAG.getNode(X86ISD::BRCOND, dl, Op.getValueType(),
8806                               Chain, Dest, CC, Cmp);
8807           CC = DAG.getConstant(X86::COND_P, MVT::i8);
8808           Cond = Cmp;
8809           addTest = false;
8810         }
8811       }
8812     } else if (Cond.getOpcode() == ISD::SETCC &&
8813                cast<CondCodeSDNode>(Cond.getOperand(2))->get() == ISD::SETUNE) {
8814       // For FCMP_UNE, we can emit
8815       // two branches instead of an explicit AND instruction with a
8816       // separate test. However, we only do this if this block doesn't
8817       // have a fall-through edge, because this requires an explicit
8818       // jmp when the condition is false.
8819       if (Op.getNode()->hasOneUse()) {
8820         SDNode *User = *Op.getNode()->use_begin();
8821         // Look for an unconditional branch following this conditional branch.
8822         // We need this because we need to reverse the successors in order
8823         // to implement FCMP_UNE.
8824         if (User->getOpcode() == ISD::BR) {
8825           SDValue FalseBB = User->getOperand(1);
8826           SDNode *NewBR =
8827             DAG.UpdateNodeOperands(User, User->getOperand(0), Dest);
8828           assert(NewBR == User);
8829           (void)NewBR;
8830
8831           SDValue Cmp = DAG.getNode(X86ISD::CMP, dl, MVT::i32,
8832                                     Cond.getOperand(0), Cond.getOperand(1));
8833           CC = DAG.getConstant(X86::COND_NE, MVT::i8);
8834           Chain = DAG.getNode(X86ISD::BRCOND, dl, Op.getValueType(),
8835                               Chain, Dest, CC, Cmp);
8836           CC = DAG.getConstant(X86::COND_NP, MVT::i8);
8837           Cond = Cmp;
8838           addTest = false;
8839           Dest = FalseBB;
8840         }
8841       }
8842     }
8843   }
8844
8845   if (addTest) {
8846     // Look pass the truncate.
8847     if (Cond.getOpcode() == ISD::TRUNCATE)
8848       Cond = Cond.getOperand(0);
8849
8850     // We know the result of AND is compared against zero. Try to match
8851     // it to BT.
8852     if (Cond.getOpcode() == ISD::AND && Cond.hasOneUse()) {
8853       SDValue NewSetCC = LowerToBT(Cond, ISD::SETNE, dl, DAG);
8854       if (NewSetCC.getNode()) {
8855         CC = NewSetCC.getOperand(0);
8856         Cond = NewSetCC.getOperand(1);
8857         addTest = false;
8858       }
8859     }
8860   }
8861
8862   if (addTest) {
8863     CC = DAG.getConstant(X86::COND_NE, MVT::i8);
8864     Cond = EmitTest(Cond, X86::COND_NE, DAG);
8865   }
8866   return DAG.getNode(X86ISD::BRCOND, dl, Op.getValueType(),
8867                      Chain, Dest, CC, Cond);
8868 }
8869
8870
8871 // Lower dynamic stack allocation to _alloca call for Cygwin/Mingw targets.
8872 // Calls to _alloca is needed to probe the stack when allocating more than 4k
8873 // bytes in one go. Touching the stack at 4K increments is necessary to ensure
8874 // that the guard pages used by the OS virtual memory manager are allocated in
8875 // correct sequence.
8876 SDValue
8877 X86TargetLowering::LowerDYNAMIC_STACKALLOC(SDValue Op,
8878                                            SelectionDAG &DAG) const {
8879   assert((Subtarget->isTargetCygMing() || Subtarget->isTargetWindows() ||
8880           getTargetMachine().Options.EnableSegmentedStacks) &&
8881          "This should be used only on Windows targets or when segmented stacks "
8882          "are being used");
8883   assert(!Subtarget->isTargetEnvMacho() && "Not implemented");
8884   DebugLoc dl = Op.getDebugLoc();
8885
8886   // Get the inputs.
8887   SDValue Chain = Op.getOperand(0);
8888   SDValue Size  = Op.getOperand(1);
8889   // FIXME: Ensure alignment here
8890
8891   bool Is64Bit = Subtarget->is64Bit();
8892   EVT SPTy = Is64Bit ? MVT::i64 : MVT::i32;
8893
8894   if (getTargetMachine().Options.EnableSegmentedStacks) {
8895     MachineFunction &MF = DAG.getMachineFunction();
8896     MachineRegisterInfo &MRI = MF.getRegInfo();
8897
8898     if (Is64Bit) {
8899       // The 64 bit implementation of segmented stacks needs to clobber both r10
8900       // r11. This makes it impossible to use it along with nested parameters.
8901       const Function *F = MF.getFunction();
8902
8903       for (Function::const_arg_iterator I = F->arg_begin(), E = F->arg_end();
8904            I != E; I++)
8905         if (I->hasNestAttr())
8906           report_fatal_error("Cannot use segmented stacks with functions that "
8907                              "have nested arguments.");
8908     }
8909
8910     const TargetRegisterClass *AddrRegClass =
8911       getRegClassFor(Subtarget->is64Bit() ? MVT::i64:MVT::i32);
8912     unsigned Vreg = MRI.createVirtualRegister(AddrRegClass);
8913     Chain = DAG.getCopyToReg(Chain, dl, Vreg, Size);
8914     SDValue Value = DAG.getNode(X86ISD::SEG_ALLOCA, dl, SPTy, Chain,
8915                                 DAG.getRegister(Vreg, SPTy));
8916     SDValue Ops1[2] = { Value, Chain };
8917     return DAG.getMergeValues(Ops1, 2, dl);
8918   } else {
8919     SDValue Flag;
8920     unsigned Reg = (Subtarget->is64Bit() ? X86::RAX : X86::EAX);
8921
8922     Chain = DAG.getCopyToReg(Chain, dl, Reg, Size, Flag);
8923     Flag = Chain.getValue(1);
8924     SDVTList NodeTys = DAG.getVTList(MVT::Other, MVT::Glue);
8925
8926     Chain = DAG.getNode(X86ISD::WIN_ALLOCA, dl, NodeTys, Chain, Flag);
8927     Flag = Chain.getValue(1);
8928
8929     Chain = DAG.getCopyFromReg(Chain, dl, X86StackPtr, SPTy).getValue(1);
8930
8931     SDValue Ops1[2] = { Chain.getValue(0), Chain };
8932     return DAG.getMergeValues(Ops1, 2, dl);
8933   }
8934 }
8935
8936 SDValue X86TargetLowering::LowerVASTART(SDValue Op, SelectionDAG &DAG) const {
8937   MachineFunction &MF = DAG.getMachineFunction();
8938   X86MachineFunctionInfo *FuncInfo = MF.getInfo<X86MachineFunctionInfo>();
8939
8940   const Value *SV = cast<SrcValueSDNode>(Op.getOperand(2))->getValue();
8941   DebugLoc DL = Op.getDebugLoc();
8942
8943   if (!Subtarget->is64Bit() || Subtarget->isTargetWin64()) {
8944     // vastart just stores the address of the VarArgsFrameIndex slot into the
8945     // memory location argument.
8946     SDValue FR = DAG.getFrameIndex(FuncInfo->getVarArgsFrameIndex(),
8947                                    getPointerTy());
8948     return DAG.getStore(Op.getOperand(0), DL, FR, Op.getOperand(1),
8949                         MachinePointerInfo(SV), false, false, 0);
8950   }
8951
8952   // __va_list_tag:
8953   //   gp_offset         (0 - 6 * 8)
8954   //   fp_offset         (48 - 48 + 8 * 16)
8955   //   overflow_arg_area (point to parameters coming in memory).
8956   //   reg_save_area
8957   SmallVector<SDValue, 8> MemOps;
8958   SDValue FIN = Op.getOperand(1);
8959   // Store gp_offset
8960   SDValue Store = DAG.getStore(Op.getOperand(0), DL,
8961                                DAG.getConstant(FuncInfo->getVarArgsGPOffset(),
8962                                                MVT::i32),
8963                                FIN, MachinePointerInfo(SV), false, false, 0);
8964   MemOps.push_back(Store);
8965
8966   // Store fp_offset
8967   FIN = DAG.getNode(ISD::ADD, DL, getPointerTy(),
8968                     FIN, DAG.getIntPtrConstant(4));
8969   Store = DAG.getStore(Op.getOperand(0), DL,
8970                        DAG.getConstant(FuncInfo->getVarArgsFPOffset(),
8971                                        MVT::i32),
8972                        FIN, MachinePointerInfo(SV, 4), false, false, 0);
8973   MemOps.push_back(Store);
8974
8975   // Store ptr to overflow_arg_area
8976   FIN = DAG.getNode(ISD::ADD, DL, getPointerTy(),
8977                     FIN, DAG.getIntPtrConstant(4));
8978   SDValue OVFIN = DAG.getFrameIndex(FuncInfo->getVarArgsFrameIndex(),
8979                                     getPointerTy());
8980   Store = DAG.getStore(Op.getOperand(0), DL, OVFIN, FIN,
8981                        MachinePointerInfo(SV, 8),
8982                        false, false, 0);
8983   MemOps.push_back(Store);
8984
8985   // Store ptr to reg_save_area.
8986   FIN = DAG.getNode(ISD::ADD, DL, getPointerTy(),
8987                     FIN, DAG.getIntPtrConstant(8));
8988   SDValue RSFIN = DAG.getFrameIndex(FuncInfo->getRegSaveFrameIndex(),
8989                                     getPointerTy());
8990   Store = DAG.getStore(Op.getOperand(0), DL, RSFIN, FIN,
8991                        MachinePointerInfo(SV, 16), false, false, 0);
8992   MemOps.push_back(Store);
8993   return DAG.getNode(ISD::TokenFactor, DL, MVT::Other,
8994                      &MemOps[0], MemOps.size());
8995 }
8996
8997 SDValue X86TargetLowering::LowerVAARG(SDValue Op, SelectionDAG &DAG) const {
8998   assert(Subtarget->is64Bit() &&
8999          "LowerVAARG only handles 64-bit va_arg!");
9000   assert((Subtarget->isTargetLinux() ||
9001           Subtarget->isTargetDarwin()) &&
9002           "Unhandled target in LowerVAARG");
9003   assert(Op.getNode()->getNumOperands() == 4);
9004   SDValue Chain = Op.getOperand(0);
9005   SDValue SrcPtr = Op.getOperand(1);
9006   const Value *SV = cast<SrcValueSDNode>(Op.getOperand(2))->getValue();
9007   unsigned Align = Op.getConstantOperandVal(3);
9008   DebugLoc dl = Op.getDebugLoc();
9009
9010   EVT ArgVT = Op.getNode()->getValueType(0);
9011   Type *ArgTy = ArgVT.getTypeForEVT(*DAG.getContext());
9012   uint32_t ArgSize = getTargetData()->getTypeAllocSize(ArgTy);
9013   uint8_t ArgMode;
9014
9015   // Decide which area this value should be read from.
9016   // TODO: Implement the AMD64 ABI in its entirety. This simple
9017   // selection mechanism works only for the basic types.
9018   if (ArgVT == MVT::f80) {
9019     llvm_unreachable("va_arg for f80 not yet implemented");
9020   } else if (ArgVT.isFloatingPoint() && ArgSize <= 16 /*bytes*/) {
9021     ArgMode = 2;  // Argument passed in XMM register. Use fp_offset.
9022   } else if (ArgVT.isInteger() && ArgSize <= 32 /*bytes*/) {
9023     ArgMode = 1;  // Argument passed in GPR64 register(s). Use gp_offset.
9024   } else {
9025     llvm_unreachable("Unhandled argument type in LowerVAARG");
9026   }
9027
9028   if (ArgMode == 2) {
9029     // Sanity Check: Make sure using fp_offset makes sense.
9030     assert(!getTargetMachine().Options.UseSoftFloat &&
9031            !(DAG.getMachineFunction()
9032                 .getFunction()->hasFnAttr(Attribute::NoImplicitFloat)) &&
9033            Subtarget->hasSSE1());
9034   }
9035
9036   // Insert VAARG_64 node into the DAG
9037   // VAARG_64 returns two values: Variable Argument Address, Chain
9038   SmallVector<SDValue, 11> InstOps;
9039   InstOps.push_back(Chain);
9040   InstOps.push_back(SrcPtr);
9041   InstOps.push_back(DAG.getConstant(ArgSize, MVT::i32));
9042   InstOps.push_back(DAG.getConstant(ArgMode, MVT::i8));
9043   InstOps.push_back(DAG.getConstant(Align, MVT::i32));
9044   SDVTList VTs = DAG.getVTList(getPointerTy(), MVT::Other);
9045   SDValue VAARG = DAG.getMemIntrinsicNode(X86ISD::VAARG_64, dl,
9046                                           VTs, &InstOps[0], InstOps.size(),
9047                                           MVT::i64,
9048                                           MachinePointerInfo(SV),
9049                                           /*Align=*/0,
9050                                           /*Volatile=*/false,
9051                                           /*ReadMem=*/true,
9052                                           /*WriteMem=*/true);
9053   Chain = VAARG.getValue(1);
9054
9055   // Load the next argument and return it
9056   return DAG.getLoad(ArgVT, dl,
9057                      Chain,
9058                      VAARG,
9059                      MachinePointerInfo(),
9060                      false, false, false, 0);
9061 }
9062
9063 SDValue X86TargetLowering::LowerVACOPY(SDValue Op, SelectionDAG &DAG) const {
9064   // X86-64 va_list is a struct { i32, i32, i8*, i8* }.
9065   assert(Subtarget->is64Bit() && "This code only handles 64-bit va_copy!");
9066   SDValue Chain = Op.getOperand(0);
9067   SDValue DstPtr = Op.getOperand(1);
9068   SDValue SrcPtr = Op.getOperand(2);
9069   const Value *DstSV = cast<SrcValueSDNode>(Op.getOperand(3))->getValue();
9070   const Value *SrcSV = cast<SrcValueSDNode>(Op.getOperand(4))->getValue();
9071   DebugLoc DL = Op.getDebugLoc();
9072
9073   return DAG.getMemcpy(Chain, DL, DstPtr, SrcPtr,
9074                        DAG.getIntPtrConstant(24), 8, /*isVolatile*/false,
9075                        false,
9076                        MachinePointerInfo(DstSV), MachinePointerInfo(SrcSV));
9077 }
9078
9079 // getTargetVShiftNOde - Handle vector element shifts where the shift amount
9080 // may or may not be a constant. Takes immediate version of shift as input.
9081 static SDValue getTargetVShiftNode(unsigned Opc, DebugLoc dl, EVT VT,
9082                                    SDValue SrcOp, SDValue ShAmt,
9083                                    SelectionDAG &DAG) {
9084   assert(ShAmt.getValueType() == MVT::i32 && "ShAmt is not i32");
9085
9086   if (isa<ConstantSDNode>(ShAmt)) {
9087     switch (Opc) {
9088       default: llvm_unreachable("Unknown target vector shift node");
9089       case X86ISD::VSHLI:
9090       case X86ISD::VSRLI:
9091       case X86ISD::VSRAI:
9092         return DAG.getNode(Opc, dl, VT, SrcOp, ShAmt);
9093     }
9094   }
9095
9096   // Change opcode to non-immediate version
9097   switch (Opc) {
9098     default: llvm_unreachable("Unknown target vector shift node");
9099     case X86ISD::VSHLI: Opc = X86ISD::VSHL; break;
9100     case X86ISD::VSRLI: Opc = X86ISD::VSRL; break;
9101     case X86ISD::VSRAI: Opc = X86ISD::VSRA; break;
9102   }
9103
9104   // Need to build a vector containing shift amount
9105   // Shift amount is 32-bits, but SSE instructions read 64-bit, so fill with 0
9106   SDValue ShOps[4];
9107   ShOps[0] = ShAmt;
9108   ShOps[1] = DAG.getConstant(0, MVT::i32);
9109   ShOps[2] = DAG.getUNDEF(MVT::i32);
9110   ShOps[3] = DAG.getUNDEF(MVT::i32);
9111   ShAmt = DAG.getNode(ISD::BUILD_VECTOR, dl, MVT::v4i32, &ShOps[0], 4);
9112   ShAmt = DAG.getNode(ISD::BITCAST, dl, VT, ShAmt);
9113   return DAG.getNode(Opc, dl, VT, SrcOp, ShAmt);
9114 }
9115
9116 SDValue
9117 X86TargetLowering::LowerINTRINSIC_WO_CHAIN(SDValue Op, SelectionDAG &DAG) const {
9118   DebugLoc dl = Op.getDebugLoc();
9119   unsigned IntNo = cast<ConstantSDNode>(Op.getOperand(0))->getZExtValue();
9120   switch (IntNo) {
9121   default: return SDValue();    // Don't custom lower most intrinsics.
9122   // Comparison intrinsics.
9123   case Intrinsic::x86_sse_comieq_ss:
9124   case Intrinsic::x86_sse_comilt_ss:
9125   case Intrinsic::x86_sse_comile_ss:
9126   case Intrinsic::x86_sse_comigt_ss:
9127   case Intrinsic::x86_sse_comige_ss:
9128   case Intrinsic::x86_sse_comineq_ss:
9129   case Intrinsic::x86_sse_ucomieq_ss:
9130   case Intrinsic::x86_sse_ucomilt_ss:
9131   case Intrinsic::x86_sse_ucomile_ss:
9132   case Intrinsic::x86_sse_ucomigt_ss:
9133   case Intrinsic::x86_sse_ucomige_ss:
9134   case Intrinsic::x86_sse_ucomineq_ss:
9135   case Intrinsic::x86_sse2_comieq_sd:
9136   case Intrinsic::x86_sse2_comilt_sd:
9137   case Intrinsic::x86_sse2_comile_sd:
9138   case Intrinsic::x86_sse2_comigt_sd:
9139   case Intrinsic::x86_sse2_comige_sd:
9140   case Intrinsic::x86_sse2_comineq_sd:
9141   case Intrinsic::x86_sse2_ucomieq_sd:
9142   case Intrinsic::x86_sse2_ucomilt_sd:
9143   case Intrinsic::x86_sse2_ucomile_sd:
9144   case Intrinsic::x86_sse2_ucomigt_sd:
9145   case Intrinsic::x86_sse2_ucomige_sd:
9146   case Intrinsic::x86_sse2_ucomineq_sd: {
9147     unsigned Opc = 0;
9148     ISD::CondCode CC = ISD::SETCC_INVALID;
9149     switch (IntNo) {
9150     default: llvm_unreachable("Impossible intrinsic");  // Can't reach here.
9151     case Intrinsic::x86_sse_comieq_ss:
9152     case Intrinsic::x86_sse2_comieq_sd:
9153       Opc = X86ISD::COMI;
9154       CC = ISD::SETEQ;
9155       break;
9156     case Intrinsic::x86_sse_comilt_ss:
9157     case Intrinsic::x86_sse2_comilt_sd:
9158       Opc = X86ISD::COMI;
9159       CC = ISD::SETLT;
9160       break;
9161     case Intrinsic::x86_sse_comile_ss:
9162     case Intrinsic::x86_sse2_comile_sd:
9163       Opc = X86ISD::COMI;
9164       CC = ISD::SETLE;
9165       break;
9166     case Intrinsic::x86_sse_comigt_ss:
9167     case Intrinsic::x86_sse2_comigt_sd:
9168       Opc = X86ISD::COMI;
9169       CC = ISD::SETGT;
9170       break;
9171     case Intrinsic::x86_sse_comige_ss:
9172     case Intrinsic::x86_sse2_comige_sd:
9173       Opc = X86ISD::COMI;
9174       CC = ISD::SETGE;
9175       break;
9176     case Intrinsic::x86_sse_comineq_ss:
9177     case Intrinsic::x86_sse2_comineq_sd:
9178       Opc = X86ISD::COMI;
9179       CC = ISD::SETNE;
9180       break;
9181     case Intrinsic::x86_sse_ucomieq_ss:
9182     case Intrinsic::x86_sse2_ucomieq_sd:
9183       Opc = X86ISD::UCOMI;
9184       CC = ISD::SETEQ;
9185       break;
9186     case Intrinsic::x86_sse_ucomilt_ss:
9187     case Intrinsic::x86_sse2_ucomilt_sd:
9188       Opc = X86ISD::UCOMI;
9189       CC = ISD::SETLT;
9190       break;
9191     case Intrinsic::x86_sse_ucomile_ss:
9192     case Intrinsic::x86_sse2_ucomile_sd:
9193       Opc = X86ISD::UCOMI;
9194       CC = ISD::SETLE;
9195       break;
9196     case Intrinsic::x86_sse_ucomigt_ss:
9197     case Intrinsic::x86_sse2_ucomigt_sd:
9198       Opc = X86ISD::UCOMI;
9199       CC = ISD::SETGT;
9200       break;
9201     case Intrinsic::x86_sse_ucomige_ss:
9202     case Intrinsic::x86_sse2_ucomige_sd:
9203       Opc = X86ISD::UCOMI;
9204       CC = ISD::SETGE;
9205       break;
9206     case Intrinsic::x86_sse_ucomineq_ss:
9207     case Intrinsic::x86_sse2_ucomineq_sd:
9208       Opc = X86ISD::UCOMI;
9209       CC = ISD::SETNE;
9210       break;
9211     }
9212
9213     SDValue LHS = Op.getOperand(1);
9214     SDValue RHS = Op.getOperand(2);
9215     unsigned X86CC = TranslateX86CC(CC, true, LHS, RHS, DAG);
9216     assert(X86CC != X86::COND_INVALID && "Unexpected illegal condition!");
9217     SDValue Cond = DAG.getNode(Opc, dl, MVT::i32, LHS, RHS);
9218     SDValue SetCC = DAG.getNode(X86ISD::SETCC, dl, MVT::i8,
9219                                 DAG.getConstant(X86CC, MVT::i8), Cond);
9220     return DAG.getNode(ISD::ZERO_EXTEND, dl, MVT::i32, SetCC);
9221   }
9222   // XOP comparison intrinsics
9223   case Intrinsic::x86_xop_vpcomltb:
9224   case Intrinsic::x86_xop_vpcomltw:
9225   case Intrinsic::x86_xop_vpcomltd:
9226   case Intrinsic::x86_xop_vpcomltq:
9227   case Intrinsic::x86_xop_vpcomltub:
9228   case Intrinsic::x86_xop_vpcomltuw:
9229   case Intrinsic::x86_xop_vpcomltud:
9230   case Intrinsic::x86_xop_vpcomltuq:
9231   case Intrinsic::x86_xop_vpcomleb:
9232   case Intrinsic::x86_xop_vpcomlew:
9233   case Intrinsic::x86_xop_vpcomled:
9234   case Intrinsic::x86_xop_vpcomleq:
9235   case Intrinsic::x86_xop_vpcomleub:
9236   case Intrinsic::x86_xop_vpcomleuw:
9237   case Intrinsic::x86_xop_vpcomleud:
9238   case Intrinsic::x86_xop_vpcomleuq:
9239   case Intrinsic::x86_xop_vpcomgtb:
9240   case Intrinsic::x86_xop_vpcomgtw:
9241   case Intrinsic::x86_xop_vpcomgtd:
9242   case Intrinsic::x86_xop_vpcomgtq:
9243   case Intrinsic::x86_xop_vpcomgtub:
9244   case Intrinsic::x86_xop_vpcomgtuw:
9245   case Intrinsic::x86_xop_vpcomgtud:
9246   case Intrinsic::x86_xop_vpcomgtuq:
9247   case Intrinsic::x86_xop_vpcomgeb:
9248   case Intrinsic::x86_xop_vpcomgew:
9249   case Intrinsic::x86_xop_vpcomged:
9250   case Intrinsic::x86_xop_vpcomgeq:
9251   case Intrinsic::x86_xop_vpcomgeub:
9252   case Intrinsic::x86_xop_vpcomgeuw:
9253   case Intrinsic::x86_xop_vpcomgeud:
9254   case Intrinsic::x86_xop_vpcomgeuq:
9255   case Intrinsic::x86_xop_vpcomeqb:
9256   case Intrinsic::x86_xop_vpcomeqw:
9257   case Intrinsic::x86_xop_vpcomeqd:
9258   case Intrinsic::x86_xop_vpcomeqq:
9259   case Intrinsic::x86_xop_vpcomequb:
9260   case Intrinsic::x86_xop_vpcomequw:
9261   case Intrinsic::x86_xop_vpcomequd:
9262   case Intrinsic::x86_xop_vpcomequq:
9263   case Intrinsic::x86_xop_vpcomneb:
9264   case Intrinsic::x86_xop_vpcomnew:
9265   case Intrinsic::x86_xop_vpcomned:
9266   case Intrinsic::x86_xop_vpcomneq:
9267   case Intrinsic::x86_xop_vpcomneub:
9268   case Intrinsic::x86_xop_vpcomneuw:
9269   case Intrinsic::x86_xop_vpcomneud:
9270   case Intrinsic::x86_xop_vpcomneuq:
9271   case Intrinsic::x86_xop_vpcomfalseb:
9272   case Intrinsic::x86_xop_vpcomfalsew:
9273   case Intrinsic::x86_xop_vpcomfalsed:
9274   case Intrinsic::x86_xop_vpcomfalseq:
9275   case Intrinsic::x86_xop_vpcomfalseub:
9276   case Intrinsic::x86_xop_vpcomfalseuw:
9277   case Intrinsic::x86_xop_vpcomfalseud:
9278   case Intrinsic::x86_xop_vpcomfalseuq:
9279   case Intrinsic::x86_xop_vpcomtrueb:
9280   case Intrinsic::x86_xop_vpcomtruew:
9281   case Intrinsic::x86_xop_vpcomtrued:
9282   case Intrinsic::x86_xop_vpcomtrueq:
9283   case Intrinsic::x86_xop_vpcomtrueub:
9284   case Intrinsic::x86_xop_vpcomtrueuw:
9285   case Intrinsic::x86_xop_vpcomtrueud:
9286   case Intrinsic::x86_xop_vpcomtrueuq: {
9287     unsigned CC = 0;
9288     unsigned Opc = 0;
9289
9290     switch (IntNo) {
9291     default: llvm_unreachable("Impossible intrinsic");  // Can't reach here.
9292     case Intrinsic::x86_xop_vpcomltb:
9293     case Intrinsic::x86_xop_vpcomltw:
9294     case Intrinsic::x86_xop_vpcomltd:
9295     case Intrinsic::x86_xop_vpcomltq:
9296       CC = 0;
9297       Opc = X86ISD::VPCOM;
9298       break;
9299     case Intrinsic::x86_xop_vpcomltub:
9300     case Intrinsic::x86_xop_vpcomltuw:
9301     case Intrinsic::x86_xop_vpcomltud:
9302     case Intrinsic::x86_xop_vpcomltuq:
9303       CC = 0;
9304       Opc = X86ISD::VPCOMU;
9305       break;
9306     case Intrinsic::x86_xop_vpcomleb:
9307     case Intrinsic::x86_xop_vpcomlew:
9308     case Intrinsic::x86_xop_vpcomled:
9309     case Intrinsic::x86_xop_vpcomleq:
9310       CC = 1;
9311       Opc = X86ISD::VPCOM;
9312       break;
9313     case Intrinsic::x86_xop_vpcomleub:
9314     case Intrinsic::x86_xop_vpcomleuw:
9315     case Intrinsic::x86_xop_vpcomleud:
9316     case Intrinsic::x86_xop_vpcomleuq:
9317       CC = 1;
9318       Opc = X86ISD::VPCOMU;
9319       break;
9320     case Intrinsic::x86_xop_vpcomgtb:
9321     case Intrinsic::x86_xop_vpcomgtw:
9322     case Intrinsic::x86_xop_vpcomgtd:
9323     case Intrinsic::x86_xop_vpcomgtq:
9324       CC = 2;
9325       Opc = X86ISD::VPCOM;
9326       break;
9327     case Intrinsic::x86_xop_vpcomgtub:
9328     case Intrinsic::x86_xop_vpcomgtuw:
9329     case Intrinsic::x86_xop_vpcomgtud:
9330     case Intrinsic::x86_xop_vpcomgtuq:
9331       CC = 2;
9332       Opc = X86ISD::VPCOMU;
9333       break;
9334     case Intrinsic::x86_xop_vpcomgeb:
9335     case Intrinsic::x86_xop_vpcomgew:
9336     case Intrinsic::x86_xop_vpcomged:
9337     case Intrinsic::x86_xop_vpcomgeq:
9338       CC = 3;
9339       Opc = X86ISD::VPCOM;
9340       break;
9341     case Intrinsic::x86_xop_vpcomgeub:
9342     case Intrinsic::x86_xop_vpcomgeuw:
9343     case Intrinsic::x86_xop_vpcomgeud:
9344     case Intrinsic::x86_xop_vpcomgeuq:
9345       CC = 3;
9346       Opc = X86ISD::VPCOMU;
9347       break;
9348     case Intrinsic::x86_xop_vpcomeqb:
9349     case Intrinsic::x86_xop_vpcomeqw:
9350     case Intrinsic::x86_xop_vpcomeqd:
9351     case Intrinsic::x86_xop_vpcomeqq:
9352       CC = 4;
9353       Opc = X86ISD::VPCOM;
9354       break;
9355     case Intrinsic::x86_xop_vpcomequb:
9356     case Intrinsic::x86_xop_vpcomequw:
9357     case Intrinsic::x86_xop_vpcomequd:
9358     case Intrinsic::x86_xop_vpcomequq:
9359       CC = 4;
9360       Opc = X86ISD::VPCOMU;
9361       break;
9362     case Intrinsic::x86_xop_vpcomneb:
9363     case Intrinsic::x86_xop_vpcomnew:
9364     case Intrinsic::x86_xop_vpcomned:
9365     case Intrinsic::x86_xop_vpcomneq:
9366       CC = 5;
9367       Opc = X86ISD::VPCOM;
9368       break;
9369     case Intrinsic::x86_xop_vpcomneub:
9370     case Intrinsic::x86_xop_vpcomneuw:
9371     case Intrinsic::x86_xop_vpcomneud:
9372     case Intrinsic::x86_xop_vpcomneuq:
9373       CC = 5;
9374       Opc = X86ISD::VPCOMU;
9375       break;
9376     case Intrinsic::x86_xop_vpcomfalseb:
9377     case Intrinsic::x86_xop_vpcomfalsew:
9378     case Intrinsic::x86_xop_vpcomfalsed:
9379     case Intrinsic::x86_xop_vpcomfalseq:
9380       CC = 6;
9381       Opc = X86ISD::VPCOM;
9382       break;
9383     case Intrinsic::x86_xop_vpcomfalseub:
9384     case Intrinsic::x86_xop_vpcomfalseuw:
9385     case Intrinsic::x86_xop_vpcomfalseud:
9386     case Intrinsic::x86_xop_vpcomfalseuq:
9387       CC = 6;
9388       Opc = X86ISD::VPCOMU;
9389       break;
9390     case Intrinsic::x86_xop_vpcomtrueb:
9391     case Intrinsic::x86_xop_vpcomtruew:
9392     case Intrinsic::x86_xop_vpcomtrued:
9393     case Intrinsic::x86_xop_vpcomtrueq:
9394       CC = 7;
9395       Opc = X86ISD::VPCOM;
9396       break;
9397     case Intrinsic::x86_xop_vpcomtrueub:
9398     case Intrinsic::x86_xop_vpcomtrueuw:
9399     case Intrinsic::x86_xop_vpcomtrueud:
9400     case Intrinsic::x86_xop_vpcomtrueuq:
9401       CC = 7;
9402       Opc = X86ISD::VPCOMU;
9403       break;
9404     }
9405
9406     SDValue LHS = Op.getOperand(1);
9407     SDValue RHS = Op.getOperand(2);
9408     return DAG.getNode(Opc, dl, Op.getValueType(), LHS, RHS,
9409                        DAG.getConstant(CC, MVT::i8));
9410   }
9411
9412   // Arithmetic intrinsics.
9413   case Intrinsic::x86_sse2_pmulu_dq:
9414   case Intrinsic::x86_avx2_pmulu_dq:
9415     return DAG.getNode(X86ISD::PMULUDQ, dl, Op.getValueType(),
9416                        Op.getOperand(1), Op.getOperand(2));
9417   case Intrinsic::x86_sse3_hadd_ps:
9418   case Intrinsic::x86_sse3_hadd_pd:
9419   case Intrinsic::x86_avx_hadd_ps_256:
9420   case Intrinsic::x86_avx_hadd_pd_256:
9421     return DAG.getNode(X86ISD::FHADD, dl, Op.getValueType(),
9422                        Op.getOperand(1), Op.getOperand(2));
9423   case Intrinsic::x86_sse3_hsub_ps:
9424   case Intrinsic::x86_sse3_hsub_pd:
9425   case Intrinsic::x86_avx_hsub_ps_256:
9426   case Intrinsic::x86_avx_hsub_pd_256:
9427     return DAG.getNode(X86ISD::FHSUB, dl, Op.getValueType(),
9428                        Op.getOperand(1), Op.getOperand(2));
9429   case Intrinsic::x86_ssse3_phadd_w_128:
9430   case Intrinsic::x86_ssse3_phadd_d_128:
9431   case Intrinsic::x86_avx2_phadd_w:
9432   case Intrinsic::x86_avx2_phadd_d:
9433     return DAG.getNode(X86ISD::HADD, dl, Op.getValueType(),
9434                        Op.getOperand(1), Op.getOperand(2));
9435   case Intrinsic::x86_ssse3_phsub_w_128:
9436   case Intrinsic::x86_ssse3_phsub_d_128:
9437   case Intrinsic::x86_avx2_phsub_w:
9438   case Intrinsic::x86_avx2_phsub_d:
9439     return DAG.getNode(X86ISD::HSUB, dl, Op.getValueType(),
9440                        Op.getOperand(1), Op.getOperand(2));
9441   case Intrinsic::x86_avx2_psllv_d:
9442   case Intrinsic::x86_avx2_psllv_q:
9443   case Intrinsic::x86_avx2_psllv_d_256:
9444   case Intrinsic::x86_avx2_psllv_q_256:
9445     return DAG.getNode(ISD::SHL, dl, Op.getValueType(),
9446                       Op.getOperand(1), Op.getOperand(2));
9447   case Intrinsic::x86_avx2_psrlv_d:
9448   case Intrinsic::x86_avx2_psrlv_q:
9449   case Intrinsic::x86_avx2_psrlv_d_256:
9450   case Intrinsic::x86_avx2_psrlv_q_256:
9451     return DAG.getNode(ISD::SRL, dl, Op.getValueType(),
9452                       Op.getOperand(1), Op.getOperand(2));
9453   case Intrinsic::x86_avx2_psrav_d:
9454   case Intrinsic::x86_avx2_psrav_d_256:
9455     return DAG.getNode(ISD::SRA, dl, Op.getValueType(),
9456                       Op.getOperand(1), Op.getOperand(2));
9457   case Intrinsic::x86_ssse3_pshuf_b_128:
9458   case Intrinsic::x86_avx2_pshuf_b:
9459     return DAG.getNode(X86ISD::PSHUFB, dl, Op.getValueType(),
9460                        Op.getOperand(1), Op.getOperand(2));
9461   case Intrinsic::x86_ssse3_psign_b_128:
9462   case Intrinsic::x86_ssse3_psign_w_128:
9463   case Intrinsic::x86_ssse3_psign_d_128:
9464   case Intrinsic::x86_avx2_psign_b:
9465   case Intrinsic::x86_avx2_psign_w:
9466   case Intrinsic::x86_avx2_psign_d:
9467     return DAG.getNode(X86ISD::PSIGN, dl, Op.getValueType(),
9468                        Op.getOperand(1), Op.getOperand(2));
9469   case Intrinsic::x86_sse41_insertps:
9470     return DAG.getNode(X86ISD::INSERTPS, dl, Op.getValueType(),
9471                        Op.getOperand(1), Op.getOperand(2), Op.getOperand(3));
9472   case Intrinsic::x86_avx_vperm2f128_ps_256:
9473   case Intrinsic::x86_avx_vperm2f128_pd_256:
9474   case Intrinsic::x86_avx_vperm2f128_si_256:
9475   case Intrinsic::x86_avx2_vperm2i128:
9476     return DAG.getNode(X86ISD::VPERM2X128, dl, Op.getValueType(),
9477                        Op.getOperand(1), Op.getOperand(2), Op.getOperand(3));
9478   case Intrinsic::x86_avx_vpermil_ps:
9479   case Intrinsic::x86_avx_vpermil_pd:
9480   case Intrinsic::x86_avx_vpermil_ps_256:
9481   case Intrinsic::x86_avx_vpermil_pd_256:
9482     return DAG.getNode(X86ISD::VPERMILP, dl, Op.getValueType(),
9483                        Op.getOperand(1), Op.getOperand(2));
9484
9485   // ptest and testp intrinsics. The intrinsic these come from are designed to
9486   // return an integer value, not just an instruction so lower it to the ptest
9487   // or testp pattern and a setcc for the result.
9488   case Intrinsic::x86_sse41_ptestz:
9489   case Intrinsic::x86_sse41_ptestc:
9490   case Intrinsic::x86_sse41_ptestnzc:
9491   case Intrinsic::x86_avx_ptestz_256:
9492   case Intrinsic::x86_avx_ptestc_256:
9493   case Intrinsic::x86_avx_ptestnzc_256:
9494   case Intrinsic::x86_avx_vtestz_ps:
9495   case Intrinsic::x86_avx_vtestc_ps:
9496   case Intrinsic::x86_avx_vtestnzc_ps:
9497   case Intrinsic::x86_avx_vtestz_pd:
9498   case Intrinsic::x86_avx_vtestc_pd:
9499   case Intrinsic::x86_avx_vtestnzc_pd:
9500   case Intrinsic::x86_avx_vtestz_ps_256:
9501   case Intrinsic::x86_avx_vtestc_ps_256:
9502   case Intrinsic::x86_avx_vtestnzc_ps_256:
9503   case Intrinsic::x86_avx_vtestz_pd_256:
9504   case Intrinsic::x86_avx_vtestc_pd_256:
9505   case Intrinsic::x86_avx_vtestnzc_pd_256: {
9506     bool IsTestPacked = false;
9507     unsigned X86CC = 0;
9508     switch (IntNo) {
9509     default: llvm_unreachable("Bad fallthrough in Intrinsic lowering.");
9510     case Intrinsic::x86_avx_vtestz_ps:
9511     case Intrinsic::x86_avx_vtestz_pd:
9512     case Intrinsic::x86_avx_vtestz_ps_256:
9513     case Intrinsic::x86_avx_vtestz_pd_256:
9514       IsTestPacked = true; // Fallthrough
9515     case Intrinsic::x86_sse41_ptestz:
9516     case Intrinsic::x86_avx_ptestz_256:
9517       // ZF = 1
9518       X86CC = X86::COND_E;
9519       break;
9520     case Intrinsic::x86_avx_vtestc_ps:
9521     case Intrinsic::x86_avx_vtestc_pd:
9522     case Intrinsic::x86_avx_vtestc_ps_256:
9523     case Intrinsic::x86_avx_vtestc_pd_256:
9524       IsTestPacked = true; // Fallthrough
9525     case Intrinsic::x86_sse41_ptestc:
9526     case Intrinsic::x86_avx_ptestc_256:
9527       // CF = 1
9528       X86CC = X86::COND_B;
9529       break;
9530     case Intrinsic::x86_avx_vtestnzc_ps:
9531     case Intrinsic::x86_avx_vtestnzc_pd:
9532     case Intrinsic::x86_avx_vtestnzc_ps_256:
9533     case Intrinsic::x86_avx_vtestnzc_pd_256:
9534       IsTestPacked = true; // Fallthrough
9535     case Intrinsic::x86_sse41_ptestnzc:
9536     case Intrinsic::x86_avx_ptestnzc_256:
9537       // ZF and CF = 0
9538       X86CC = X86::COND_A;
9539       break;
9540     }
9541
9542     SDValue LHS = Op.getOperand(1);
9543     SDValue RHS = Op.getOperand(2);
9544     unsigned TestOpc = IsTestPacked ? X86ISD::TESTP : X86ISD::PTEST;
9545     SDValue Test = DAG.getNode(TestOpc, dl, MVT::i32, LHS, RHS);
9546     SDValue CC = DAG.getConstant(X86CC, MVT::i8);
9547     SDValue SetCC = DAG.getNode(X86ISD::SETCC, dl, MVT::i8, CC, Test);
9548     return DAG.getNode(ISD::ZERO_EXTEND, dl, MVT::i32, SetCC);
9549   }
9550
9551   // SSE/AVX shift intrinsics
9552   case Intrinsic::x86_sse2_psll_w:
9553   case Intrinsic::x86_sse2_psll_d:
9554   case Intrinsic::x86_sse2_psll_q:
9555   case Intrinsic::x86_avx2_psll_w:
9556   case Intrinsic::x86_avx2_psll_d:
9557   case Intrinsic::x86_avx2_psll_q:
9558     return DAG.getNode(X86ISD::VSHL, dl, Op.getValueType(),
9559                        Op.getOperand(1), Op.getOperand(2));
9560   case Intrinsic::x86_sse2_psrl_w:
9561   case Intrinsic::x86_sse2_psrl_d:
9562   case Intrinsic::x86_sse2_psrl_q:
9563   case Intrinsic::x86_avx2_psrl_w:
9564   case Intrinsic::x86_avx2_psrl_d:
9565   case Intrinsic::x86_avx2_psrl_q:
9566     return DAG.getNode(X86ISD::VSRL, dl, Op.getValueType(),
9567                        Op.getOperand(1), Op.getOperand(2));
9568   case Intrinsic::x86_sse2_psra_w:
9569   case Intrinsic::x86_sse2_psra_d:
9570   case Intrinsic::x86_avx2_psra_w:
9571   case Intrinsic::x86_avx2_psra_d:
9572     return DAG.getNode(X86ISD::VSRA, dl, Op.getValueType(),
9573                        Op.getOperand(1), Op.getOperand(2));
9574   case Intrinsic::x86_sse2_pslli_w:
9575   case Intrinsic::x86_sse2_pslli_d:
9576   case Intrinsic::x86_sse2_pslli_q:
9577   case Intrinsic::x86_avx2_pslli_w:
9578   case Intrinsic::x86_avx2_pslli_d:
9579   case Intrinsic::x86_avx2_pslli_q:
9580     return getTargetVShiftNode(X86ISD::VSHLI, dl, Op.getValueType(),
9581                                Op.getOperand(1), Op.getOperand(2), DAG);
9582   case Intrinsic::x86_sse2_psrli_w:
9583   case Intrinsic::x86_sse2_psrli_d:
9584   case Intrinsic::x86_sse2_psrli_q:
9585   case Intrinsic::x86_avx2_psrli_w:
9586   case Intrinsic::x86_avx2_psrli_d:
9587   case Intrinsic::x86_avx2_psrli_q:
9588     return getTargetVShiftNode(X86ISD::VSRLI, dl, Op.getValueType(),
9589                                Op.getOperand(1), Op.getOperand(2), DAG);
9590   case Intrinsic::x86_sse2_psrai_w:
9591   case Intrinsic::x86_sse2_psrai_d:
9592   case Intrinsic::x86_avx2_psrai_w:
9593   case Intrinsic::x86_avx2_psrai_d:
9594     return getTargetVShiftNode(X86ISD::VSRAI, dl, Op.getValueType(),
9595                                Op.getOperand(1), Op.getOperand(2), DAG);
9596   // Fix vector shift instructions where the last operand is a non-immediate
9597   // i32 value.
9598   case Intrinsic::x86_mmx_pslli_w:
9599   case Intrinsic::x86_mmx_pslli_d:
9600   case Intrinsic::x86_mmx_pslli_q:
9601   case Intrinsic::x86_mmx_psrli_w:
9602   case Intrinsic::x86_mmx_psrli_d:
9603   case Intrinsic::x86_mmx_psrli_q:
9604   case Intrinsic::x86_mmx_psrai_w:
9605   case Intrinsic::x86_mmx_psrai_d: {
9606     SDValue ShAmt = Op.getOperand(2);
9607     if (isa<ConstantSDNode>(ShAmt))
9608       return SDValue();
9609
9610     unsigned NewIntNo = 0;
9611     switch (IntNo) {
9612     case Intrinsic::x86_mmx_pslli_w:
9613       NewIntNo = Intrinsic::x86_mmx_psll_w;
9614       break;
9615     case Intrinsic::x86_mmx_pslli_d:
9616       NewIntNo = Intrinsic::x86_mmx_psll_d;
9617       break;
9618     case Intrinsic::x86_mmx_pslli_q:
9619       NewIntNo = Intrinsic::x86_mmx_psll_q;
9620       break;
9621     case Intrinsic::x86_mmx_psrli_w:
9622       NewIntNo = Intrinsic::x86_mmx_psrl_w;
9623       break;
9624     case Intrinsic::x86_mmx_psrli_d:
9625       NewIntNo = Intrinsic::x86_mmx_psrl_d;
9626       break;
9627     case Intrinsic::x86_mmx_psrli_q:
9628       NewIntNo = Intrinsic::x86_mmx_psrl_q;
9629       break;
9630     case Intrinsic::x86_mmx_psrai_w:
9631       NewIntNo = Intrinsic::x86_mmx_psra_w;
9632       break;
9633     case Intrinsic::x86_mmx_psrai_d:
9634       NewIntNo = Intrinsic::x86_mmx_psra_d;
9635       break;
9636     default: llvm_unreachable("Impossible intrinsic");  // Can't reach here.
9637     }
9638
9639     // The vector shift intrinsics with scalars uses 32b shift amounts but
9640     // the sse2/mmx shift instructions reads 64 bits. Set the upper 32 bits
9641     // to be zero.
9642     ShAmt =  DAG.getNode(ISD::BUILD_VECTOR, dl, MVT::v2i32, ShAmt,
9643                          DAG.getConstant(0, MVT::i32));
9644 // FIXME this must be lowered to get rid of the invalid type.
9645
9646     EVT VT = Op.getValueType();
9647     ShAmt = DAG.getNode(ISD::BITCAST, dl, VT, ShAmt);
9648     return DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, VT,
9649                        DAG.getConstant(NewIntNo, MVT::i32),
9650                        Op.getOperand(1), ShAmt);
9651   }
9652   }
9653 }
9654
9655 SDValue X86TargetLowering::LowerRETURNADDR(SDValue Op,
9656                                            SelectionDAG &DAG) const {
9657   MachineFrameInfo *MFI = DAG.getMachineFunction().getFrameInfo();
9658   MFI->setReturnAddressIsTaken(true);
9659
9660   unsigned Depth = cast<ConstantSDNode>(Op.getOperand(0))->getZExtValue();
9661   DebugLoc dl = Op.getDebugLoc();
9662
9663   if (Depth > 0) {
9664     SDValue FrameAddr = LowerFRAMEADDR(Op, DAG);
9665     SDValue Offset =
9666       DAG.getConstant(TD->getPointerSize(),
9667                       Subtarget->is64Bit() ? MVT::i64 : MVT::i32);
9668     return DAG.getLoad(getPointerTy(), dl, DAG.getEntryNode(),
9669                        DAG.getNode(ISD::ADD, dl, getPointerTy(),
9670                                    FrameAddr, Offset),
9671                        MachinePointerInfo(), false, false, false, 0);
9672   }
9673
9674   // Just load the return address.
9675   SDValue RetAddrFI = getReturnAddressFrameIndex(DAG);
9676   return DAG.getLoad(getPointerTy(), dl, DAG.getEntryNode(),
9677                      RetAddrFI, MachinePointerInfo(), false, false, false, 0);
9678 }
9679
9680 SDValue X86TargetLowering::LowerFRAMEADDR(SDValue Op, SelectionDAG &DAG) const {
9681   MachineFrameInfo *MFI = DAG.getMachineFunction().getFrameInfo();
9682   MFI->setFrameAddressIsTaken(true);
9683
9684   EVT VT = Op.getValueType();
9685   DebugLoc dl = Op.getDebugLoc();  // FIXME probably not meaningful
9686   unsigned Depth = cast<ConstantSDNode>(Op.getOperand(0))->getZExtValue();
9687   unsigned FrameReg = Subtarget->is64Bit() ? X86::RBP : X86::EBP;
9688   SDValue FrameAddr = DAG.getCopyFromReg(DAG.getEntryNode(), dl, FrameReg, VT);
9689   while (Depth--)
9690     FrameAddr = DAG.getLoad(VT, dl, DAG.getEntryNode(), FrameAddr,
9691                             MachinePointerInfo(),
9692                             false, false, false, 0);
9693   return FrameAddr;
9694 }
9695
9696 SDValue X86TargetLowering::LowerFRAME_TO_ARGS_OFFSET(SDValue Op,
9697                                                      SelectionDAG &DAG) const {
9698   return DAG.getIntPtrConstant(2*TD->getPointerSize());
9699 }
9700
9701 SDValue X86TargetLowering::LowerEH_RETURN(SDValue Op, SelectionDAG &DAG) const {
9702   MachineFunction &MF = DAG.getMachineFunction();
9703   SDValue Chain     = Op.getOperand(0);
9704   SDValue Offset    = Op.getOperand(1);
9705   SDValue Handler   = Op.getOperand(2);
9706   DebugLoc dl       = Op.getDebugLoc();
9707
9708   SDValue Frame = DAG.getCopyFromReg(DAG.getEntryNode(), dl,
9709                                      Subtarget->is64Bit() ? X86::RBP : X86::EBP,
9710                                      getPointerTy());
9711   unsigned StoreAddrReg = (Subtarget->is64Bit() ? X86::RCX : X86::ECX);
9712
9713   SDValue StoreAddr = DAG.getNode(ISD::ADD, dl, getPointerTy(), Frame,
9714                                   DAG.getIntPtrConstant(TD->getPointerSize()));
9715   StoreAddr = DAG.getNode(ISD::ADD, dl, getPointerTy(), StoreAddr, Offset);
9716   Chain = DAG.getStore(Chain, dl, Handler, StoreAddr, MachinePointerInfo(),
9717                        false, false, 0);
9718   Chain = DAG.getCopyToReg(Chain, dl, StoreAddrReg, StoreAddr);
9719   MF.getRegInfo().addLiveOut(StoreAddrReg);
9720
9721   return DAG.getNode(X86ISD::EH_RETURN, dl,
9722                      MVT::Other,
9723                      Chain, DAG.getRegister(StoreAddrReg, getPointerTy()));
9724 }
9725
9726 SDValue X86TargetLowering::LowerADJUST_TRAMPOLINE(SDValue Op,
9727                                                   SelectionDAG &DAG) const {
9728   return Op.getOperand(0);
9729 }
9730
9731 SDValue X86TargetLowering::LowerINIT_TRAMPOLINE(SDValue Op,
9732                                                 SelectionDAG &DAG) const {
9733   SDValue Root = Op.getOperand(0);
9734   SDValue Trmp = Op.getOperand(1); // trampoline
9735   SDValue FPtr = Op.getOperand(2); // nested function
9736   SDValue Nest = Op.getOperand(3); // 'nest' parameter value
9737   DebugLoc dl  = Op.getDebugLoc();
9738
9739   const Value *TrmpAddr = cast<SrcValueSDNode>(Op.getOperand(4))->getValue();
9740
9741   if (Subtarget->is64Bit()) {
9742     SDValue OutChains[6];
9743
9744     // Large code-model.
9745     const unsigned char JMP64r  = 0xFF; // 64-bit jmp through register opcode.
9746     const unsigned char MOV64ri = 0xB8; // X86::MOV64ri opcode.
9747
9748     const unsigned char N86R10 = X86_MC::getX86RegNum(X86::R10);
9749     const unsigned char N86R11 = X86_MC::getX86RegNum(X86::R11);
9750
9751     const unsigned char REX_WB = 0x40 | 0x08 | 0x01; // REX prefix
9752
9753     // Load the pointer to the nested function into R11.
9754     unsigned OpCode = ((MOV64ri | N86R11) << 8) | REX_WB; // movabsq r11
9755     SDValue Addr = Trmp;
9756     OutChains[0] = DAG.getStore(Root, dl, DAG.getConstant(OpCode, MVT::i16),
9757                                 Addr, MachinePointerInfo(TrmpAddr),
9758                                 false, false, 0);
9759
9760     Addr = DAG.getNode(ISD::ADD, dl, MVT::i64, Trmp,
9761                        DAG.getConstant(2, MVT::i64));
9762     OutChains[1] = DAG.getStore(Root, dl, FPtr, Addr,
9763                                 MachinePointerInfo(TrmpAddr, 2),
9764                                 false, false, 2);
9765
9766     // Load the 'nest' parameter value into R10.
9767     // R10 is specified in X86CallingConv.td
9768     OpCode = ((MOV64ri | N86R10) << 8) | REX_WB; // movabsq r10
9769     Addr = DAG.getNode(ISD::ADD, dl, MVT::i64, Trmp,
9770                        DAG.getConstant(10, MVT::i64));
9771     OutChains[2] = DAG.getStore(Root, dl, DAG.getConstant(OpCode, MVT::i16),
9772                                 Addr, MachinePointerInfo(TrmpAddr, 10),
9773                                 false, false, 0);
9774
9775     Addr = DAG.getNode(ISD::ADD, dl, MVT::i64, Trmp,
9776                        DAG.getConstant(12, MVT::i64));
9777     OutChains[3] = DAG.getStore(Root, dl, Nest, Addr,
9778                                 MachinePointerInfo(TrmpAddr, 12),
9779                                 false, false, 2);
9780
9781     // Jump to the nested function.
9782     OpCode = (JMP64r << 8) | REX_WB; // jmpq *...
9783     Addr = DAG.getNode(ISD::ADD, dl, MVT::i64, Trmp,
9784                        DAG.getConstant(20, MVT::i64));
9785     OutChains[4] = DAG.getStore(Root, dl, DAG.getConstant(OpCode, MVT::i16),
9786                                 Addr, MachinePointerInfo(TrmpAddr, 20),
9787                                 false, false, 0);
9788
9789     unsigned char ModRM = N86R11 | (4 << 3) | (3 << 6); // ...r11
9790     Addr = DAG.getNode(ISD::ADD, dl, MVT::i64, Trmp,
9791                        DAG.getConstant(22, MVT::i64));
9792     OutChains[5] = DAG.getStore(Root, dl, DAG.getConstant(ModRM, MVT::i8), Addr,
9793                                 MachinePointerInfo(TrmpAddr, 22),
9794                                 false, false, 0);
9795
9796     return DAG.getNode(ISD::TokenFactor, dl, MVT::Other, OutChains, 6);
9797   } else {
9798     const Function *Func =
9799       cast<Function>(cast<SrcValueSDNode>(Op.getOperand(5))->getValue());
9800     CallingConv::ID CC = Func->getCallingConv();
9801     unsigned NestReg;
9802
9803     switch (CC) {
9804     default:
9805       llvm_unreachable("Unsupported calling convention");
9806     case CallingConv::C:
9807     case CallingConv::X86_StdCall: {
9808       // Pass 'nest' parameter in ECX.
9809       // Must be kept in sync with X86CallingConv.td
9810       NestReg = X86::ECX;
9811
9812       // Check that ECX wasn't needed by an 'inreg' parameter.
9813       FunctionType *FTy = Func->getFunctionType();
9814       const AttrListPtr &Attrs = Func->getAttributes();
9815
9816       if (!Attrs.isEmpty() && !Func->isVarArg()) {
9817         unsigned InRegCount = 0;
9818         unsigned Idx = 1;
9819
9820         for (FunctionType::param_iterator I = FTy->param_begin(),
9821              E = FTy->param_end(); I != E; ++I, ++Idx)
9822           if (Attrs.paramHasAttr(Idx, Attribute::InReg))
9823             // FIXME: should only count parameters that are lowered to integers.
9824             InRegCount += (TD->getTypeSizeInBits(*I) + 31) / 32;
9825
9826         if (InRegCount > 2) {
9827           report_fatal_error("Nest register in use - reduce number of inreg"
9828                              " parameters!");
9829         }
9830       }
9831       break;
9832     }
9833     case CallingConv::X86_FastCall:
9834     case CallingConv::X86_ThisCall:
9835     case CallingConv::Fast:
9836       // Pass 'nest' parameter in EAX.
9837       // Must be kept in sync with X86CallingConv.td
9838       NestReg = X86::EAX;
9839       break;
9840     }
9841
9842     SDValue OutChains[4];
9843     SDValue Addr, Disp;
9844
9845     Addr = DAG.getNode(ISD::ADD, dl, MVT::i32, Trmp,
9846                        DAG.getConstant(10, MVT::i32));
9847     Disp = DAG.getNode(ISD::SUB, dl, MVT::i32, FPtr, Addr);
9848
9849     // This is storing the opcode for MOV32ri.
9850     const unsigned char MOV32ri = 0xB8; // X86::MOV32ri's opcode byte.
9851     const unsigned char N86Reg = X86_MC::getX86RegNum(NestReg);
9852     OutChains[0] = DAG.getStore(Root, dl,
9853                                 DAG.getConstant(MOV32ri|N86Reg, MVT::i8),
9854                                 Trmp, MachinePointerInfo(TrmpAddr),
9855                                 false, false, 0);
9856
9857     Addr = DAG.getNode(ISD::ADD, dl, MVT::i32, Trmp,
9858                        DAG.getConstant(1, MVT::i32));
9859     OutChains[1] = DAG.getStore(Root, dl, Nest, Addr,
9860                                 MachinePointerInfo(TrmpAddr, 1),
9861                                 false, false, 1);
9862
9863     const unsigned char JMP = 0xE9; // jmp <32bit dst> opcode.
9864     Addr = DAG.getNode(ISD::ADD, dl, MVT::i32, Trmp,
9865                        DAG.getConstant(5, MVT::i32));
9866     OutChains[2] = DAG.getStore(Root, dl, DAG.getConstant(JMP, MVT::i8), Addr,
9867                                 MachinePointerInfo(TrmpAddr, 5),
9868                                 false, false, 1);
9869
9870     Addr = DAG.getNode(ISD::ADD, dl, MVT::i32, Trmp,
9871                        DAG.getConstant(6, MVT::i32));
9872     OutChains[3] = DAG.getStore(Root, dl, Disp, Addr,
9873                                 MachinePointerInfo(TrmpAddr, 6),
9874                                 false, false, 1);
9875
9876     return DAG.getNode(ISD::TokenFactor, dl, MVT::Other, OutChains, 4);
9877   }
9878 }
9879
9880 SDValue X86TargetLowering::LowerFLT_ROUNDS_(SDValue Op,
9881                                             SelectionDAG &DAG) const {
9882   /*
9883    The rounding mode is in bits 11:10 of FPSR, and has the following
9884    settings:
9885      00 Round to nearest
9886      01 Round to -inf
9887      10 Round to +inf
9888      11 Round to 0
9889
9890   FLT_ROUNDS, on the other hand, expects the following:
9891     -1 Undefined
9892      0 Round to 0
9893      1 Round to nearest
9894      2 Round to +inf
9895      3 Round to -inf
9896
9897   To perform the conversion, we do:
9898     (((((FPSR & 0x800) >> 11) | ((FPSR & 0x400) >> 9)) + 1) & 3)
9899   */
9900
9901   MachineFunction &MF = DAG.getMachineFunction();
9902   const TargetMachine &TM = MF.getTarget();
9903   const TargetFrameLowering &TFI = *TM.getFrameLowering();
9904   unsigned StackAlignment = TFI.getStackAlignment();
9905   EVT VT = Op.getValueType();
9906   DebugLoc DL = Op.getDebugLoc();
9907
9908   // Save FP Control Word to stack slot
9909   int SSFI = MF.getFrameInfo()->CreateStackObject(2, StackAlignment, false);
9910   SDValue StackSlot = DAG.getFrameIndex(SSFI, getPointerTy());
9911
9912
9913   MachineMemOperand *MMO =
9914    MF.getMachineMemOperand(MachinePointerInfo::getFixedStack(SSFI),
9915                            MachineMemOperand::MOStore, 2, 2);
9916
9917   SDValue Ops[] = { DAG.getEntryNode(), StackSlot };
9918   SDValue Chain = DAG.getMemIntrinsicNode(X86ISD::FNSTCW16m, DL,
9919                                           DAG.getVTList(MVT::Other),
9920                                           Ops, 2, MVT::i16, MMO);
9921
9922   // Load FP Control Word from stack slot
9923   SDValue CWD = DAG.getLoad(MVT::i16, DL, Chain, StackSlot,
9924                             MachinePointerInfo(), false, false, false, 0);
9925
9926   // Transform as necessary
9927   SDValue CWD1 =
9928     DAG.getNode(ISD::SRL, DL, MVT::i16,
9929                 DAG.getNode(ISD::AND, DL, MVT::i16,
9930                             CWD, DAG.getConstant(0x800, MVT::i16)),
9931                 DAG.getConstant(11, MVT::i8));
9932   SDValue CWD2 =
9933     DAG.getNode(ISD::SRL, DL, MVT::i16,
9934                 DAG.getNode(ISD::AND, DL, MVT::i16,
9935                             CWD, DAG.getConstant(0x400, MVT::i16)),
9936                 DAG.getConstant(9, MVT::i8));
9937
9938   SDValue RetVal =
9939     DAG.getNode(ISD::AND, DL, MVT::i16,
9940                 DAG.getNode(ISD::ADD, DL, MVT::i16,
9941                             DAG.getNode(ISD::OR, DL, MVT::i16, CWD1, CWD2),
9942                             DAG.getConstant(1, MVT::i16)),
9943                 DAG.getConstant(3, MVT::i16));
9944
9945
9946   return DAG.getNode((VT.getSizeInBits() < 16 ?
9947                       ISD::TRUNCATE : ISD::ZERO_EXTEND), DL, VT, RetVal);
9948 }
9949
9950 SDValue X86TargetLowering::LowerCTLZ(SDValue Op, SelectionDAG &DAG) const {
9951   EVT VT = Op.getValueType();
9952   EVT OpVT = VT;
9953   unsigned NumBits = VT.getSizeInBits();
9954   DebugLoc dl = Op.getDebugLoc();
9955
9956   Op = Op.getOperand(0);
9957   if (VT == MVT::i8) {
9958     // Zero extend to i32 since there is not an i8 bsr.
9959     OpVT = MVT::i32;
9960     Op = DAG.getNode(ISD::ZERO_EXTEND, dl, OpVT, Op);
9961   }
9962
9963   // Issue a bsr (scan bits in reverse) which also sets EFLAGS.
9964   SDVTList VTs = DAG.getVTList(OpVT, MVT::i32);
9965   Op = DAG.getNode(X86ISD::BSR, dl, VTs, Op);
9966
9967   // If src is zero (i.e. bsr sets ZF), returns NumBits.
9968   SDValue Ops[] = {
9969     Op,
9970     DAG.getConstant(NumBits+NumBits-1, OpVT),
9971     DAG.getConstant(X86::COND_E, MVT::i8),
9972     Op.getValue(1)
9973   };
9974   Op = DAG.getNode(X86ISD::CMOV, dl, OpVT, Ops, array_lengthof(Ops));
9975
9976   // Finally xor with NumBits-1.
9977   Op = DAG.getNode(ISD::XOR, dl, OpVT, Op, DAG.getConstant(NumBits-1, OpVT));
9978
9979   if (VT == MVT::i8)
9980     Op = DAG.getNode(ISD::TRUNCATE, dl, MVT::i8, Op);
9981   return Op;
9982 }
9983
9984 SDValue X86TargetLowering::LowerCTLZ_ZERO_UNDEF(SDValue Op,
9985                                                 SelectionDAG &DAG) const {
9986   EVT VT = Op.getValueType();
9987   EVT OpVT = VT;
9988   unsigned NumBits = VT.getSizeInBits();
9989   DebugLoc dl = Op.getDebugLoc();
9990
9991   Op = Op.getOperand(0);
9992   if (VT == MVT::i8) {
9993     // Zero extend to i32 since there is not an i8 bsr.
9994     OpVT = MVT::i32;
9995     Op = DAG.getNode(ISD::ZERO_EXTEND, dl, OpVT, Op);
9996   }
9997
9998   // Issue a bsr (scan bits in reverse).
9999   SDVTList VTs = DAG.getVTList(OpVT, MVT::i32);
10000   Op = DAG.getNode(X86ISD::BSR, dl, VTs, Op);
10001
10002   // And xor with NumBits-1.
10003   Op = DAG.getNode(ISD::XOR, dl, OpVT, Op, DAG.getConstant(NumBits-1, OpVT));
10004
10005   if (VT == MVT::i8)
10006     Op = DAG.getNode(ISD::TRUNCATE, dl, MVT::i8, Op);
10007   return Op;
10008 }
10009
10010 SDValue X86TargetLowering::LowerCTTZ(SDValue Op, SelectionDAG &DAG) const {
10011   EVT VT = Op.getValueType();
10012   unsigned NumBits = VT.getSizeInBits();
10013   DebugLoc dl = Op.getDebugLoc();
10014   Op = Op.getOperand(0);
10015
10016   // Issue a bsf (scan bits forward) which also sets EFLAGS.
10017   SDVTList VTs = DAG.getVTList(VT, MVT::i32);
10018   Op = DAG.getNode(X86ISD::BSF, dl, VTs, Op);
10019
10020   // If src is zero (i.e. bsf sets ZF), returns NumBits.
10021   SDValue Ops[] = {
10022     Op,
10023     DAG.getConstant(NumBits, VT),
10024     DAG.getConstant(X86::COND_E, MVT::i8),
10025     Op.getValue(1)
10026   };
10027   return DAG.getNode(X86ISD::CMOV, dl, VT, Ops, array_lengthof(Ops));
10028 }
10029
10030 // Lower256IntArith - Break a 256-bit integer operation into two new 128-bit
10031 // ones, and then concatenate the result back.
10032 static SDValue Lower256IntArith(SDValue Op, SelectionDAG &DAG) {
10033   EVT VT = Op.getValueType();
10034
10035   assert(VT.getSizeInBits() == 256 && VT.isInteger() &&
10036          "Unsupported value type for operation");
10037
10038   int NumElems = VT.getVectorNumElements();
10039   DebugLoc dl = Op.getDebugLoc();
10040   SDValue Idx0 = DAG.getConstant(0, MVT::i32);
10041   SDValue Idx1 = DAG.getConstant(NumElems/2, MVT::i32);
10042
10043   // Extract the LHS vectors
10044   SDValue LHS = Op.getOperand(0);
10045   SDValue LHS1 = Extract128BitVector(LHS, Idx0, DAG, dl);
10046   SDValue LHS2 = Extract128BitVector(LHS, Idx1, DAG, dl);
10047
10048   // Extract the RHS vectors
10049   SDValue RHS = Op.getOperand(1);
10050   SDValue RHS1 = Extract128BitVector(RHS, Idx0, DAG, dl);
10051   SDValue RHS2 = Extract128BitVector(RHS, Idx1, DAG, dl);
10052
10053   MVT EltVT = VT.getVectorElementType().getSimpleVT();
10054   EVT NewVT = MVT::getVectorVT(EltVT, NumElems/2);
10055
10056   return DAG.getNode(ISD::CONCAT_VECTORS, dl, VT,
10057                      DAG.getNode(Op.getOpcode(), dl, NewVT, LHS1, RHS1),
10058                      DAG.getNode(Op.getOpcode(), dl, NewVT, LHS2, RHS2));
10059 }
10060
10061 SDValue X86TargetLowering::LowerADD(SDValue Op, SelectionDAG &DAG) const {
10062   assert(Op.getValueType().getSizeInBits() == 256 &&
10063          Op.getValueType().isInteger() &&
10064          "Only handle AVX 256-bit vector integer operation");
10065   return Lower256IntArith(Op, DAG);
10066 }
10067
10068 SDValue X86TargetLowering::LowerSUB(SDValue Op, SelectionDAG &DAG) const {
10069   assert(Op.getValueType().getSizeInBits() == 256 &&
10070          Op.getValueType().isInteger() &&
10071          "Only handle AVX 256-bit vector integer operation");
10072   return Lower256IntArith(Op, DAG);
10073 }
10074
10075 SDValue X86TargetLowering::LowerMUL(SDValue Op, SelectionDAG &DAG) const {
10076   EVT VT = Op.getValueType();
10077
10078   // Decompose 256-bit ops into smaller 128-bit ops.
10079   if (VT.getSizeInBits() == 256 && !Subtarget->hasAVX2())
10080     return Lower256IntArith(Op, DAG);
10081
10082   assert((VT == MVT::v2i64 || VT == MVT::v4i64) &&
10083          "Only know how to lower V2I64/V4I64 multiply");
10084
10085   DebugLoc dl = Op.getDebugLoc();
10086
10087   //  Ahi = psrlqi(a, 32);
10088   //  Bhi = psrlqi(b, 32);
10089   //
10090   //  AloBlo = pmuludq(a, b);
10091   //  AloBhi = pmuludq(a, Bhi);
10092   //  AhiBlo = pmuludq(Ahi, b);
10093
10094   //  AloBhi = psllqi(AloBhi, 32);
10095   //  AhiBlo = psllqi(AhiBlo, 32);
10096   //  return AloBlo + AloBhi + AhiBlo;
10097
10098   SDValue A = Op.getOperand(0);
10099   SDValue B = Op.getOperand(1);
10100
10101   SDValue ShAmt = DAG.getConstant(32, MVT::i32);
10102
10103   SDValue Ahi = DAG.getNode(X86ISD::VSRLI, dl, VT, A, ShAmt);
10104   SDValue Bhi = DAG.getNode(X86ISD::VSRLI, dl, VT, B, ShAmt);
10105
10106   // Bit cast to 32-bit vectors for MULUDQ
10107   EVT MulVT = (VT == MVT::v2i64) ? MVT::v4i32 : MVT::v8i32;
10108   A = DAG.getNode(ISD::BITCAST, dl, MulVT, A);
10109   B = DAG.getNode(ISD::BITCAST, dl, MulVT, B);
10110   Ahi = DAG.getNode(ISD::BITCAST, dl, MulVT, Ahi);
10111   Bhi = DAG.getNode(ISD::BITCAST, dl, MulVT, Bhi);
10112
10113   SDValue AloBlo = DAG.getNode(X86ISD::PMULUDQ, dl, VT, A, B);
10114   SDValue AloBhi = DAG.getNode(X86ISD::PMULUDQ, dl, VT, A, Bhi);
10115   SDValue AhiBlo = DAG.getNode(X86ISD::PMULUDQ, dl, VT, Ahi, B);
10116
10117   AloBhi = DAG.getNode(X86ISD::VSHLI, dl, VT, AloBhi, ShAmt);
10118   AhiBlo = DAG.getNode(X86ISD::VSHLI, dl, VT, AhiBlo, ShAmt);
10119
10120   SDValue Res = DAG.getNode(ISD::ADD, dl, VT, AloBlo, AloBhi);
10121   return DAG.getNode(ISD::ADD, dl, VT, Res, AhiBlo);
10122 }
10123
10124 SDValue X86TargetLowering::LowerShift(SDValue Op, SelectionDAG &DAG) const {
10125
10126   EVT VT = Op.getValueType();
10127   DebugLoc dl = Op.getDebugLoc();
10128   SDValue R = Op.getOperand(0);
10129   SDValue Amt = Op.getOperand(1);
10130   LLVMContext *Context = DAG.getContext();
10131
10132   if (!Subtarget->hasSSE2())
10133     return SDValue();
10134
10135   // Optimize shl/srl/sra with constant shift amount.
10136   if (isSplatVector(Amt.getNode())) {
10137     SDValue SclrAmt = Amt->getOperand(0);
10138     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(SclrAmt)) {
10139       uint64_t ShiftAmt = C->getZExtValue();
10140
10141       if (VT == MVT::v2i64 || VT == MVT::v4i32 || VT == MVT::v8i16 ||
10142           (Subtarget->hasAVX2() &&
10143            (VT == MVT::v4i64 || VT == MVT::v8i32 || VT == MVT::v16i16))) {
10144         if (Op.getOpcode() == ISD::SHL)
10145           return DAG.getNode(X86ISD::VSHLI, dl, VT, R,
10146                              DAG.getConstant(ShiftAmt, MVT::i32));
10147         if (Op.getOpcode() == ISD::SRL)
10148           return DAG.getNode(X86ISD::VSRLI, dl, VT, R,
10149                              DAG.getConstant(ShiftAmt, MVT::i32));
10150         if (Op.getOpcode() == ISD::SRA && VT != MVT::v2i64 && VT != MVT::v4i64)
10151           return DAG.getNode(X86ISD::VSRAI, dl, VT, R,
10152                              DAG.getConstant(ShiftAmt, MVT::i32));
10153       }
10154
10155       if (VT == MVT::v16i8) {
10156         if (Op.getOpcode() == ISD::SHL) {
10157           // Make a large shift.
10158           SDValue SHL = DAG.getNode(X86ISD::VSHLI, dl, MVT::v8i16, R,
10159                                     DAG.getConstant(ShiftAmt, MVT::i32));
10160           SHL = DAG.getNode(ISD::BITCAST, dl, VT, SHL);
10161           // Zero out the rightmost bits.
10162           SmallVector<SDValue, 16> V(16,
10163                                      DAG.getConstant(uint8_t(-1U << ShiftAmt),
10164                                                      MVT::i8));
10165           return DAG.getNode(ISD::AND, dl, VT, SHL,
10166                              DAG.getNode(ISD::BUILD_VECTOR, dl, VT, &V[0], 16));
10167         }
10168         if (Op.getOpcode() == ISD::SRL) {
10169           // Make a large shift.
10170           SDValue SRL = DAG.getNode(X86ISD::VSRLI, dl, MVT::v8i16, R,
10171                                     DAG.getConstant(ShiftAmt, MVT::i32));
10172           SRL = DAG.getNode(ISD::BITCAST, dl, VT, SRL);
10173           // Zero out the leftmost bits.
10174           SmallVector<SDValue, 16> V(16,
10175                                      DAG.getConstant(uint8_t(-1U) >> ShiftAmt,
10176                                                      MVT::i8));
10177           return DAG.getNode(ISD::AND, dl, VT, SRL,
10178                              DAG.getNode(ISD::BUILD_VECTOR, dl, VT, &V[0], 16));
10179         }
10180         if (Op.getOpcode() == ISD::SRA) {
10181           if (ShiftAmt == 7) {
10182             // R s>> 7  ===  R s< 0
10183             SDValue Zeros = getZeroVector(VT, Subtarget, DAG, dl);
10184             return DAG.getNode(X86ISD::PCMPGT, dl, VT, Zeros, R);
10185           }
10186
10187           // R s>> a === ((R u>> a) ^ m) - m
10188           SDValue Res = DAG.getNode(ISD::SRL, dl, VT, R, Amt);
10189           SmallVector<SDValue, 16> V(16, DAG.getConstant(128 >> ShiftAmt,
10190                                                          MVT::i8));
10191           SDValue Mask = DAG.getNode(ISD::BUILD_VECTOR, dl, VT, &V[0], 16);
10192           Res = DAG.getNode(ISD::XOR, dl, VT, Res, Mask);
10193           Res = DAG.getNode(ISD::SUB, dl, VT, Res, Mask);
10194           return Res;
10195         }
10196       }
10197
10198       if (Subtarget->hasAVX2() && VT == MVT::v32i8) {
10199         if (Op.getOpcode() == ISD::SHL) {
10200           // Make a large shift.
10201           SDValue SHL = DAG.getNode(X86ISD::VSHLI, dl, MVT::v16i16, R,
10202                                     DAG.getConstant(ShiftAmt, MVT::i32));
10203           SHL = DAG.getNode(ISD::BITCAST, dl, VT, SHL);
10204           // Zero out the rightmost bits.
10205           SmallVector<SDValue, 32> V(32,
10206                                      DAG.getConstant(uint8_t(-1U << ShiftAmt),
10207                                                      MVT::i8));
10208           return DAG.getNode(ISD::AND, dl, VT, SHL,
10209                              DAG.getNode(ISD::BUILD_VECTOR, dl, VT, &V[0], 32));
10210         }
10211         if (Op.getOpcode() == ISD::SRL) {
10212           // Make a large shift.
10213           SDValue SRL = DAG.getNode(X86ISD::VSRLI, dl, MVT::v16i16, R,
10214                                     DAG.getConstant(ShiftAmt, MVT::i32));
10215           SRL = DAG.getNode(ISD::BITCAST, dl, VT, SRL);
10216           // Zero out the leftmost bits.
10217           SmallVector<SDValue, 32> V(32,
10218                                      DAG.getConstant(uint8_t(-1U) >> ShiftAmt,
10219                                                      MVT::i8));
10220           return DAG.getNode(ISD::AND, dl, VT, SRL,
10221                              DAG.getNode(ISD::BUILD_VECTOR, dl, VT, &V[0], 32));
10222         }
10223         if (Op.getOpcode() == ISD::SRA) {
10224           if (ShiftAmt == 7) {
10225             // R s>> 7  ===  R s< 0
10226             SDValue Zeros = getZeroVector(VT, Subtarget, DAG, dl);
10227             return DAG.getNode(X86ISD::PCMPGT, dl, VT, Zeros, R);
10228           }
10229
10230           // R s>> a === ((R u>> a) ^ m) - m
10231           SDValue Res = DAG.getNode(ISD::SRL, dl, VT, R, Amt);
10232           SmallVector<SDValue, 32> V(32, DAG.getConstant(128 >> ShiftAmt,
10233                                                          MVT::i8));
10234           SDValue Mask = DAG.getNode(ISD::BUILD_VECTOR, dl, VT, &V[0], 32);
10235           Res = DAG.getNode(ISD::XOR, dl, VT, Res, Mask);
10236           Res = DAG.getNode(ISD::SUB, dl, VT, Res, Mask);
10237           return Res;
10238         }
10239       }
10240     }
10241   }
10242
10243   // Lower SHL with variable shift amount.
10244   if (VT == MVT::v4i32 && Op->getOpcode() == ISD::SHL) {
10245     Op = DAG.getNode(X86ISD::VSHLI, dl, VT, Op.getOperand(1),
10246                      DAG.getConstant(23, MVT::i32));
10247
10248     const uint32_t CV[] = { 0x3f800000U, 0x3f800000U, 0x3f800000U, 0x3f800000U};
10249     Constant *C = ConstantDataVector::get(*Context, CV);
10250     SDValue CPIdx = DAG.getConstantPool(C, getPointerTy(), 16);
10251     SDValue Addend = DAG.getLoad(VT, dl, DAG.getEntryNode(), CPIdx,
10252                                  MachinePointerInfo::getConstantPool(),
10253                                  false, false, false, 16);
10254
10255     Op = DAG.getNode(ISD::ADD, dl, VT, Op, Addend);
10256     Op = DAG.getNode(ISD::BITCAST, dl, MVT::v4f32, Op);
10257     Op = DAG.getNode(ISD::FP_TO_SINT, dl, VT, Op);
10258     return DAG.getNode(ISD::MUL, dl, VT, Op, R);
10259   }
10260   if (VT == MVT::v16i8 && Op->getOpcode() == ISD::SHL) {
10261     assert(Subtarget->hasSSE2() && "Need SSE2 for pslli/pcmpeq.");
10262
10263     // a = a << 5;
10264     Op = DAG.getNode(X86ISD::VSHLI, dl, MVT::v8i16, Op.getOperand(1),
10265                      DAG.getConstant(5, MVT::i32));
10266     Op = DAG.getNode(ISD::BITCAST, dl, VT, Op);
10267
10268     // Turn 'a' into a mask suitable for VSELECT
10269     SDValue VSelM = DAG.getConstant(0x80, VT);
10270     SDValue OpVSel = DAG.getNode(ISD::AND, dl, VT, VSelM, Op);
10271     OpVSel = DAG.getNode(X86ISD::PCMPEQ, dl, VT, OpVSel, VSelM);
10272
10273     SDValue CM1 = DAG.getConstant(0x0f, VT);
10274     SDValue CM2 = DAG.getConstant(0x3f, VT);
10275
10276     // r = VSELECT(r, psllw(r & (char16)15, 4), a);
10277     SDValue M = DAG.getNode(ISD::AND, dl, VT, R, CM1);
10278     M = getTargetVShiftNode(X86ISD::VSHLI, dl, MVT::v8i16, M,
10279                             DAG.getConstant(4, MVT::i32), DAG);
10280     M = DAG.getNode(ISD::BITCAST, dl, VT, M);
10281     R = DAG.getNode(ISD::VSELECT, dl, VT, OpVSel, M, R);
10282
10283     // a += a
10284     Op = DAG.getNode(ISD::ADD, dl, VT, Op, Op);
10285     OpVSel = DAG.getNode(ISD::AND, dl, VT, VSelM, Op);
10286     OpVSel = DAG.getNode(X86ISD::PCMPEQ, dl, VT, OpVSel, VSelM);
10287
10288     // r = VSELECT(r, psllw(r & (char16)63, 2), a);
10289     M = DAG.getNode(ISD::AND, dl, VT, R, CM2);
10290     M = getTargetVShiftNode(X86ISD::VSHLI, dl, MVT::v8i16, M,
10291                             DAG.getConstant(2, MVT::i32), DAG);
10292     M = DAG.getNode(ISD::BITCAST, dl, VT, M);
10293     R = DAG.getNode(ISD::VSELECT, dl, VT, OpVSel, M, R);
10294
10295     // a += a
10296     Op = DAG.getNode(ISD::ADD, dl, VT, Op, Op);
10297     OpVSel = DAG.getNode(ISD::AND, dl, VT, VSelM, Op);
10298     OpVSel = DAG.getNode(X86ISD::PCMPEQ, dl, VT, OpVSel, VSelM);
10299
10300     // return VSELECT(r, r+r, a);
10301     R = DAG.getNode(ISD::VSELECT, dl, VT, OpVSel,
10302                     DAG.getNode(ISD::ADD, dl, VT, R, R), R);
10303     return R;
10304   }
10305
10306   // Decompose 256-bit shifts into smaller 128-bit shifts.
10307   if (VT.getSizeInBits() == 256) {
10308     unsigned NumElems = VT.getVectorNumElements();
10309     MVT EltVT = VT.getVectorElementType().getSimpleVT();
10310     EVT NewVT = MVT::getVectorVT(EltVT, NumElems/2);
10311
10312     // Extract the two vectors
10313     SDValue V1 = Extract128BitVector(R, DAG.getConstant(0, MVT::i32), DAG, dl);
10314     SDValue V2 = Extract128BitVector(R, DAG.getConstant(NumElems/2, MVT::i32),
10315                                      DAG, dl);
10316
10317     // Recreate the shift amount vectors
10318     SDValue Amt1, Amt2;
10319     if (Amt.getOpcode() == ISD::BUILD_VECTOR) {
10320       // Constant shift amount
10321       SmallVector<SDValue, 4> Amt1Csts;
10322       SmallVector<SDValue, 4> Amt2Csts;
10323       for (unsigned i = 0; i != NumElems/2; ++i)
10324         Amt1Csts.push_back(Amt->getOperand(i));
10325       for (unsigned i = NumElems/2; i != NumElems; ++i)
10326         Amt2Csts.push_back(Amt->getOperand(i));
10327
10328       Amt1 = DAG.getNode(ISD::BUILD_VECTOR, dl, NewVT,
10329                                  &Amt1Csts[0], NumElems/2);
10330       Amt2 = DAG.getNode(ISD::BUILD_VECTOR, dl, NewVT,
10331                                  &Amt2Csts[0], NumElems/2);
10332     } else {
10333       // Variable shift amount
10334       Amt1 = Extract128BitVector(Amt, DAG.getConstant(0, MVT::i32), DAG, dl);
10335       Amt2 = Extract128BitVector(Amt, DAG.getConstant(NumElems/2, MVT::i32),
10336                                  DAG, dl);
10337     }
10338
10339     // Issue new vector shifts for the smaller types
10340     V1 = DAG.getNode(Op.getOpcode(), dl, NewVT, V1, Amt1);
10341     V2 = DAG.getNode(Op.getOpcode(), dl, NewVT, V2, Amt2);
10342
10343     // Concatenate the result back
10344     return DAG.getNode(ISD::CONCAT_VECTORS, dl, VT, V1, V2);
10345   }
10346
10347   return SDValue();
10348 }
10349
10350 SDValue X86TargetLowering::LowerXALUO(SDValue Op, SelectionDAG &DAG) const {
10351   // Lower the "add/sub/mul with overflow" instruction into a regular ins plus
10352   // a "setcc" instruction that checks the overflow flag. The "brcond" lowering
10353   // looks for this combo and may remove the "setcc" instruction if the "setcc"
10354   // has only one use.
10355   SDNode *N = Op.getNode();
10356   SDValue LHS = N->getOperand(0);
10357   SDValue RHS = N->getOperand(1);
10358   unsigned BaseOp = 0;
10359   unsigned Cond = 0;
10360   DebugLoc DL = Op.getDebugLoc();
10361   switch (Op.getOpcode()) {
10362   default: llvm_unreachable("Unknown ovf instruction!");
10363   case ISD::SADDO:
10364     // A subtract of one will be selected as a INC. Note that INC doesn't
10365     // set CF, so we can't do this for UADDO.
10366     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(RHS))
10367       if (C->isOne()) {
10368         BaseOp = X86ISD::INC;
10369         Cond = X86::COND_O;
10370         break;
10371       }
10372     BaseOp = X86ISD::ADD;
10373     Cond = X86::COND_O;
10374     break;
10375   case ISD::UADDO:
10376     BaseOp = X86ISD::ADD;
10377     Cond = X86::COND_B;
10378     break;
10379   case ISD::SSUBO:
10380     // A subtract of one will be selected as a DEC. Note that DEC doesn't
10381     // set CF, so we can't do this for USUBO.
10382     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(RHS))
10383       if (C->isOne()) {
10384         BaseOp = X86ISD::DEC;
10385         Cond = X86::COND_O;
10386         break;
10387       }
10388     BaseOp = X86ISD::SUB;
10389     Cond = X86::COND_O;
10390     break;
10391   case ISD::USUBO:
10392     BaseOp = X86ISD::SUB;
10393     Cond = X86::COND_B;
10394     break;
10395   case ISD::SMULO:
10396     BaseOp = X86ISD::SMUL;
10397     Cond = X86::COND_O;
10398     break;
10399   case ISD::UMULO: { // i64, i8 = umulo lhs, rhs --> i64, i64, i32 umul lhs,rhs
10400     SDVTList VTs = DAG.getVTList(N->getValueType(0), N->getValueType(0),
10401                                  MVT::i32);
10402     SDValue Sum = DAG.getNode(X86ISD::UMUL, DL, VTs, LHS, RHS);
10403
10404     SDValue SetCC =
10405       DAG.getNode(X86ISD::SETCC, DL, MVT::i8,
10406                   DAG.getConstant(X86::COND_O, MVT::i32),
10407                   SDValue(Sum.getNode(), 2));
10408
10409     return DAG.getNode(ISD::MERGE_VALUES, DL, N->getVTList(), Sum, SetCC);
10410   }
10411   }
10412
10413   // Also sets EFLAGS.
10414   SDVTList VTs = DAG.getVTList(N->getValueType(0), MVT::i32);
10415   SDValue Sum = DAG.getNode(BaseOp, DL, VTs, LHS, RHS);
10416
10417   SDValue SetCC =
10418     DAG.getNode(X86ISD::SETCC, DL, N->getValueType(1),
10419                 DAG.getConstant(Cond, MVT::i32),
10420                 SDValue(Sum.getNode(), 1));
10421
10422   return DAG.getNode(ISD::MERGE_VALUES, DL, N->getVTList(), Sum, SetCC);
10423 }
10424
10425 SDValue X86TargetLowering::LowerSIGN_EXTEND_INREG(SDValue Op,
10426                                                   SelectionDAG &DAG) const {
10427   DebugLoc dl = Op.getDebugLoc();
10428   EVT ExtraVT = cast<VTSDNode>(Op.getOperand(1))->getVT();
10429   EVT VT = Op.getValueType();
10430
10431   if (!Subtarget->hasSSE2() || !VT.isVector())
10432     return SDValue();
10433
10434   unsigned BitsDiff = VT.getScalarType().getSizeInBits() -
10435                       ExtraVT.getScalarType().getSizeInBits();
10436   SDValue ShAmt = DAG.getConstant(BitsDiff, MVT::i32);
10437
10438   switch (VT.getSimpleVT().SimpleTy) {
10439     default: return SDValue();
10440     case MVT::v8i32:
10441     case MVT::v16i16:
10442       if (!Subtarget->hasAVX())
10443         return SDValue();
10444       if (!Subtarget->hasAVX2()) {
10445         // needs to be split
10446         int NumElems = VT.getVectorNumElements();
10447         SDValue Idx0 = DAG.getConstant(0, MVT::i32);
10448         SDValue Idx1 = DAG.getConstant(NumElems/2, MVT::i32);
10449
10450         // Extract the LHS vectors
10451         SDValue LHS = Op.getOperand(0);
10452         SDValue LHS1 = Extract128BitVector(LHS, Idx0, DAG, dl);
10453         SDValue LHS2 = Extract128BitVector(LHS, Idx1, DAG, dl);
10454
10455         MVT EltVT = VT.getVectorElementType().getSimpleVT();
10456         EVT NewVT = MVT::getVectorVT(EltVT, NumElems/2);
10457
10458         EVT ExtraEltVT = ExtraVT.getVectorElementType();
10459         int ExtraNumElems = ExtraVT.getVectorNumElements();
10460         ExtraVT = EVT::getVectorVT(*DAG.getContext(), ExtraEltVT,
10461                                    ExtraNumElems/2);
10462         SDValue Extra = DAG.getValueType(ExtraVT);
10463
10464         LHS1 = DAG.getNode(Op.getOpcode(), dl, NewVT, LHS1, Extra);
10465         LHS2 = DAG.getNode(Op.getOpcode(), dl, NewVT, LHS2, Extra);
10466
10467         return DAG.getNode(ISD::CONCAT_VECTORS, dl, VT, LHS1, LHS2);;
10468       }
10469       // fall through
10470     case MVT::v4i32:
10471     case MVT::v8i16: {
10472       SDValue Tmp1 = getTargetVShiftNode(X86ISD::VSHLI, dl, VT,
10473                                          Op.getOperand(0), ShAmt, DAG);
10474       return getTargetVShiftNode(X86ISD::VSRAI, dl, VT, Tmp1, ShAmt, DAG);
10475     }
10476   }
10477 }
10478
10479
10480 SDValue X86TargetLowering::LowerMEMBARRIER(SDValue Op, SelectionDAG &DAG) const{
10481   DebugLoc dl = Op.getDebugLoc();
10482
10483   // Go ahead and emit the fence on x86-64 even if we asked for no-sse2.
10484   // There isn't any reason to disable it if the target processor supports it.
10485   if (!Subtarget->hasSSE2() && !Subtarget->is64Bit()) {
10486     SDValue Chain = Op.getOperand(0);
10487     SDValue Zero = DAG.getConstant(0, MVT::i32);
10488     SDValue Ops[] = {
10489       DAG.getRegister(X86::ESP, MVT::i32), // Base
10490       DAG.getTargetConstant(1, MVT::i8),   // Scale
10491       DAG.getRegister(0, MVT::i32),        // Index
10492       DAG.getTargetConstant(0, MVT::i32),  // Disp
10493       DAG.getRegister(0, MVT::i32),        // Segment.
10494       Zero,
10495       Chain
10496     };
10497     SDNode *Res =
10498       DAG.getMachineNode(X86::OR32mrLocked, dl, MVT::Other, Ops,
10499                           array_lengthof(Ops));
10500     return SDValue(Res, 0);
10501   }
10502
10503   unsigned isDev = cast<ConstantSDNode>(Op.getOperand(5))->getZExtValue();
10504   if (!isDev)
10505     return DAG.getNode(X86ISD::MEMBARRIER, dl, MVT::Other, Op.getOperand(0));
10506
10507   unsigned Op1 = cast<ConstantSDNode>(Op.getOperand(1))->getZExtValue();
10508   unsigned Op2 = cast<ConstantSDNode>(Op.getOperand(2))->getZExtValue();
10509   unsigned Op3 = cast<ConstantSDNode>(Op.getOperand(3))->getZExtValue();
10510   unsigned Op4 = cast<ConstantSDNode>(Op.getOperand(4))->getZExtValue();
10511
10512   // def : Pat<(membarrier (i8 0), (i8 0), (i8 0), (i8 1), (i8 1)), (SFENCE)>;
10513   if (!Op1 && !Op2 && !Op3 && Op4)
10514     return DAG.getNode(X86ISD::SFENCE, dl, MVT::Other, Op.getOperand(0));
10515
10516   // def : Pat<(membarrier (i8 1), (i8 0), (i8 0), (i8 0), (i8 1)), (LFENCE)>;
10517   if (Op1 && !Op2 && !Op3 && !Op4)
10518     return DAG.getNode(X86ISD::LFENCE, dl, MVT::Other, Op.getOperand(0));
10519
10520   // def : Pat<(membarrier (i8 imm), (i8 imm), (i8 imm), (i8 imm), (i8 1)),
10521   //           (MFENCE)>;
10522   return DAG.getNode(X86ISD::MFENCE, dl, MVT::Other, Op.getOperand(0));
10523 }
10524
10525 SDValue X86TargetLowering::LowerATOMIC_FENCE(SDValue Op,
10526                                              SelectionDAG &DAG) const {
10527   DebugLoc dl = Op.getDebugLoc();
10528   AtomicOrdering FenceOrdering = static_cast<AtomicOrdering>(
10529     cast<ConstantSDNode>(Op.getOperand(1))->getZExtValue());
10530   SynchronizationScope FenceScope = static_cast<SynchronizationScope>(
10531     cast<ConstantSDNode>(Op.getOperand(2))->getZExtValue());
10532
10533   // The only fence that needs an instruction is a sequentially-consistent
10534   // cross-thread fence.
10535   if (FenceOrdering == SequentiallyConsistent && FenceScope == CrossThread) {
10536     // Use mfence if we have SSE2 or we're on x86-64 (even if we asked for
10537     // no-sse2). There isn't any reason to disable it if the target processor
10538     // supports it.
10539     if (Subtarget->hasSSE2() || Subtarget->is64Bit())
10540       return DAG.getNode(X86ISD::MFENCE, dl, MVT::Other, Op.getOperand(0));
10541
10542     SDValue Chain = Op.getOperand(0);
10543     SDValue Zero = DAG.getConstant(0, MVT::i32);
10544     SDValue Ops[] = {
10545       DAG.getRegister(X86::ESP, MVT::i32), // Base
10546       DAG.getTargetConstant(1, MVT::i8),   // Scale
10547       DAG.getRegister(0, MVT::i32),        // Index
10548       DAG.getTargetConstant(0, MVT::i32),  // Disp
10549       DAG.getRegister(0, MVT::i32),        // Segment.
10550       Zero,
10551       Chain
10552     };
10553     SDNode *Res =
10554       DAG.getMachineNode(X86::OR32mrLocked, dl, MVT::Other, Ops,
10555                          array_lengthof(Ops));
10556     return SDValue(Res, 0);
10557   }
10558
10559   // MEMBARRIER is a compiler barrier; it codegens to a no-op.
10560   return DAG.getNode(X86ISD::MEMBARRIER, dl, MVT::Other, Op.getOperand(0));
10561 }
10562
10563
10564 SDValue X86TargetLowering::LowerCMP_SWAP(SDValue Op, SelectionDAG &DAG) const {
10565   EVT T = Op.getValueType();
10566   DebugLoc DL = Op.getDebugLoc();
10567   unsigned Reg = 0;
10568   unsigned size = 0;
10569   switch(T.getSimpleVT().SimpleTy) {
10570   default: llvm_unreachable("Invalid value type!");
10571   case MVT::i8:  Reg = X86::AL;  size = 1; break;
10572   case MVT::i16: Reg = X86::AX;  size = 2; break;
10573   case MVT::i32: Reg = X86::EAX; size = 4; break;
10574   case MVT::i64:
10575     assert(Subtarget->is64Bit() && "Node not type legal!");
10576     Reg = X86::RAX; size = 8;
10577     break;
10578   }
10579   SDValue cpIn = DAG.getCopyToReg(Op.getOperand(0), DL, Reg,
10580                                     Op.getOperand(2), SDValue());
10581   SDValue Ops[] = { cpIn.getValue(0),
10582                     Op.getOperand(1),
10583                     Op.getOperand(3),
10584                     DAG.getTargetConstant(size, MVT::i8),
10585                     cpIn.getValue(1) };
10586   SDVTList Tys = DAG.getVTList(MVT::Other, MVT::Glue);
10587   MachineMemOperand *MMO = cast<AtomicSDNode>(Op)->getMemOperand();
10588   SDValue Result = DAG.getMemIntrinsicNode(X86ISD::LCMPXCHG_DAG, DL, Tys,
10589                                            Ops, 5, T, MMO);
10590   SDValue cpOut =
10591     DAG.getCopyFromReg(Result.getValue(0), DL, Reg, T, Result.getValue(1));
10592   return cpOut;
10593 }
10594
10595 SDValue X86TargetLowering::LowerREADCYCLECOUNTER(SDValue Op,
10596                                                  SelectionDAG &DAG) const {
10597   assert(Subtarget->is64Bit() && "Result not type legalized?");
10598   SDVTList Tys = DAG.getVTList(MVT::Other, MVT::Glue);
10599   SDValue TheChain = Op.getOperand(0);
10600   DebugLoc dl = Op.getDebugLoc();
10601   SDValue rd = DAG.getNode(X86ISD::RDTSC_DAG, dl, Tys, &TheChain, 1);
10602   SDValue rax = DAG.getCopyFromReg(rd, dl, X86::RAX, MVT::i64, rd.getValue(1));
10603   SDValue rdx = DAG.getCopyFromReg(rax.getValue(1), dl, X86::RDX, MVT::i64,
10604                                    rax.getValue(2));
10605   SDValue Tmp = DAG.getNode(ISD::SHL, dl, MVT::i64, rdx,
10606                             DAG.getConstant(32, MVT::i8));
10607   SDValue Ops[] = {
10608     DAG.getNode(ISD::OR, dl, MVT::i64, rax, Tmp),
10609     rdx.getValue(1)
10610   };
10611   return DAG.getMergeValues(Ops, 2, dl);
10612 }
10613
10614 SDValue X86TargetLowering::LowerBITCAST(SDValue Op,
10615                                             SelectionDAG &DAG) const {
10616   EVT SrcVT = Op.getOperand(0).getValueType();
10617   EVT DstVT = Op.getValueType();
10618   assert(Subtarget->is64Bit() && !Subtarget->hasSSE2() &&
10619          Subtarget->hasMMX() && "Unexpected custom BITCAST");
10620   assert((DstVT == MVT::i64 ||
10621           (DstVT.isVector() && DstVT.getSizeInBits()==64)) &&
10622          "Unexpected custom BITCAST");
10623   // i64 <=> MMX conversions are Legal.
10624   if (SrcVT==MVT::i64 && DstVT.isVector())
10625     return Op;
10626   if (DstVT==MVT::i64 && SrcVT.isVector())
10627     return Op;
10628   // MMX <=> MMX conversions are Legal.
10629   if (SrcVT.isVector() && DstVT.isVector())
10630     return Op;
10631   // All other conversions need to be expanded.
10632   return SDValue();
10633 }
10634
10635 SDValue X86TargetLowering::LowerLOAD_SUB(SDValue Op, SelectionDAG &DAG) const {
10636   SDNode *Node = Op.getNode();
10637   DebugLoc dl = Node->getDebugLoc();
10638   EVT T = Node->getValueType(0);
10639   SDValue negOp = DAG.getNode(ISD::SUB, dl, T,
10640                               DAG.getConstant(0, T), Node->getOperand(2));
10641   return DAG.getAtomic(ISD::ATOMIC_LOAD_ADD, dl,
10642                        cast<AtomicSDNode>(Node)->getMemoryVT(),
10643                        Node->getOperand(0),
10644                        Node->getOperand(1), negOp,
10645                        cast<AtomicSDNode>(Node)->getSrcValue(),
10646                        cast<AtomicSDNode>(Node)->getAlignment(),
10647                        cast<AtomicSDNode>(Node)->getOrdering(),
10648                        cast<AtomicSDNode>(Node)->getSynchScope());
10649 }
10650
10651 static SDValue LowerATOMIC_STORE(SDValue Op, SelectionDAG &DAG) {
10652   SDNode *Node = Op.getNode();
10653   DebugLoc dl = Node->getDebugLoc();
10654   EVT VT = cast<AtomicSDNode>(Node)->getMemoryVT();
10655
10656   // Convert seq_cst store -> xchg
10657   // Convert wide store -> swap (-> cmpxchg8b/cmpxchg16b)
10658   // FIXME: On 32-bit, store -> fist or movq would be more efficient
10659   //        (The only way to get a 16-byte store is cmpxchg16b)
10660   // FIXME: 16-byte ATOMIC_SWAP isn't actually hooked up at the moment.
10661   if (cast<AtomicSDNode>(Node)->getOrdering() == SequentiallyConsistent ||
10662       !DAG.getTargetLoweringInfo().isTypeLegal(VT)) {
10663     SDValue Swap = DAG.getAtomic(ISD::ATOMIC_SWAP, dl,
10664                                  cast<AtomicSDNode>(Node)->getMemoryVT(),
10665                                  Node->getOperand(0),
10666                                  Node->getOperand(1), Node->getOperand(2),
10667                                  cast<AtomicSDNode>(Node)->getMemOperand(),
10668                                  cast<AtomicSDNode>(Node)->getOrdering(),
10669                                  cast<AtomicSDNode>(Node)->getSynchScope());
10670     return Swap.getValue(1);
10671   }
10672   // Other atomic stores have a simple pattern.
10673   return Op;
10674 }
10675
10676 static SDValue LowerADDC_ADDE_SUBC_SUBE(SDValue Op, SelectionDAG &DAG) {
10677   EVT VT = Op.getNode()->getValueType(0);
10678
10679   // Let legalize expand this if it isn't a legal type yet.
10680   if (!DAG.getTargetLoweringInfo().isTypeLegal(VT))
10681     return SDValue();
10682
10683   SDVTList VTs = DAG.getVTList(VT, MVT::i32);
10684
10685   unsigned Opc;
10686   bool ExtraOp = false;
10687   switch (Op.getOpcode()) {
10688   default: llvm_unreachable("Invalid code");
10689   case ISD::ADDC: Opc = X86ISD::ADD; break;
10690   case ISD::ADDE: Opc = X86ISD::ADC; ExtraOp = true; break;
10691   case ISD::SUBC: Opc = X86ISD::SUB; break;
10692   case ISD::SUBE: Opc = X86ISD::SBB; ExtraOp = true; break;
10693   }
10694
10695   if (!ExtraOp)
10696     return DAG.getNode(Opc, Op->getDebugLoc(), VTs, Op.getOperand(0),
10697                        Op.getOperand(1));
10698   return DAG.getNode(Opc, Op->getDebugLoc(), VTs, Op.getOperand(0),
10699                      Op.getOperand(1), Op.getOperand(2));
10700 }
10701
10702 /// LowerOperation - Provide custom lowering hooks for some operations.
10703 ///
10704 SDValue X86TargetLowering::LowerOperation(SDValue Op, SelectionDAG &DAG) const {
10705   switch (Op.getOpcode()) {
10706   default: llvm_unreachable("Should not custom lower this!");
10707   case ISD::SIGN_EXTEND_INREG:  return LowerSIGN_EXTEND_INREG(Op,DAG);
10708   case ISD::MEMBARRIER:         return LowerMEMBARRIER(Op,DAG);
10709   case ISD::ATOMIC_FENCE:       return LowerATOMIC_FENCE(Op,DAG);
10710   case ISD::ATOMIC_CMP_SWAP:    return LowerCMP_SWAP(Op,DAG);
10711   case ISD::ATOMIC_LOAD_SUB:    return LowerLOAD_SUB(Op,DAG);
10712   case ISD::ATOMIC_STORE:       return LowerATOMIC_STORE(Op,DAG);
10713   case ISD::BUILD_VECTOR:       return LowerBUILD_VECTOR(Op, DAG);
10714   case ISD::CONCAT_VECTORS:     return LowerCONCAT_VECTORS(Op, DAG);
10715   case ISD::VECTOR_SHUFFLE:     return LowerVECTOR_SHUFFLE(Op, DAG);
10716   case ISD::EXTRACT_VECTOR_ELT: return LowerEXTRACT_VECTOR_ELT(Op, DAG);
10717   case ISD::INSERT_VECTOR_ELT:  return LowerINSERT_VECTOR_ELT(Op, DAG);
10718   case ISD::EXTRACT_SUBVECTOR:  return LowerEXTRACT_SUBVECTOR(Op, DAG);
10719   case ISD::INSERT_SUBVECTOR:   return LowerINSERT_SUBVECTOR(Op, DAG);
10720   case ISD::SCALAR_TO_VECTOR:   return LowerSCALAR_TO_VECTOR(Op, DAG);
10721   case ISD::ConstantPool:       return LowerConstantPool(Op, DAG);
10722   case ISD::GlobalAddress:      return LowerGlobalAddress(Op, DAG);
10723   case ISD::GlobalTLSAddress:   return LowerGlobalTLSAddress(Op, DAG);
10724   case ISD::ExternalSymbol:     return LowerExternalSymbol(Op, DAG);
10725   case ISD::BlockAddress:       return LowerBlockAddress(Op, DAG);
10726   case ISD::SHL_PARTS:
10727   case ISD::SRA_PARTS:
10728   case ISD::SRL_PARTS:          return LowerShiftParts(Op, DAG);
10729   case ISD::SINT_TO_FP:         return LowerSINT_TO_FP(Op, DAG);
10730   case ISD::UINT_TO_FP:         return LowerUINT_TO_FP(Op, DAG);
10731   case ISD::FP_TO_SINT:         return LowerFP_TO_SINT(Op, DAG);
10732   case ISD::FP_TO_UINT:         return LowerFP_TO_UINT(Op, DAG);
10733   case ISD::FABS:               return LowerFABS(Op, DAG);
10734   case ISD::FNEG:               return LowerFNEG(Op, DAG);
10735   case ISD::FCOPYSIGN:          return LowerFCOPYSIGN(Op, DAG);
10736   case ISD::FGETSIGN:           return LowerFGETSIGN(Op, DAG);
10737   case ISD::SETCC:              return LowerSETCC(Op, DAG);
10738   case ISD::SELECT:             return LowerSELECT(Op, DAG);
10739   case ISD::BRCOND:             return LowerBRCOND(Op, DAG);
10740   case ISD::JumpTable:          return LowerJumpTable(Op, DAG);
10741   case ISD::VASTART:            return LowerVASTART(Op, DAG);
10742   case ISD::VAARG:              return LowerVAARG(Op, DAG);
10743   case ISD::VACOPY:             return LowerVACOPY(Op, DAG);
10744   case ISD::INTRINSIC_WO_CHAIN: return LowerINTRINSIC_WO_CHAIN(Op, DAG);
10745   case ISD::RETURNADDR:         return LowerRETURNADDR(Op, DAG);
10746   case ISD::FRAMEADDR:          return LowerFRAMEADDR(Op, DAG);
10747   case ISD::FRAME_TO_ARGS_OFFSET:
10748                                 return LowerFRAME_TO_ARGS_OFFSET(Op, DAG);
10749   case ISD::DYNAMIC_STACKALLOC: return LowerDYNAMIC_STACKALLOC(Op, DAG);
10750   case ISD::EH_RETURN:          return LowerEH_RETURN(Op, DAG);
10751   case ISD::INIT_TRAMPOLINE:    return LowerINIT_TRAMPOLINE(Op, DAG);
10752   case ISD::ADJUST_TRAMPOLINE:  return LowerADJUST_TRAMPOLINE(Op, DAG);
10753   case ISD::FLT_ROUNDS_:        return LowerFLT_ROUNDS_(Op, DAG);
10754   case ISD::CTLZ:               return LowerCTLZ(Op, DAG);
10755   case ISD::CTLZ_ZERO_UNDEF:    return LowerCTLZ_ZERO_UNDEF(Op, DAG);
10756   case ISD::CTTZ:               return LowerCTTZ(Op, DAG);
10757   case ISD::MUL:                return LowerMUL(Op, DAG);
10758   case ISD::SRA:
10759   case ISD::SRL:
10760   case ISD::SHL:                return LowerShift(Op, DAG);
10761   case ISD::SADDO:
10762   case ISD::UADDO:
10763   case ISD::SSUBO:
10764   case ISD::USUBO:
10765   case ISD::SMULO:
10766   case ISD::UMULO:              return LowerXALUO(Op, DAG);
10767   case ISD::READCYCLECOUNTER:   return LowerREADCYCLECOUNTER(Op, DAG);
10768   case ISD::BITCAST:            return LowerBITCAST(Op, DAG);
10769   case ISD::ADDC:
10770   case ISD::ADDE:
10771   case ISD::SUBC:
10772   case ISD::SUBE:               return LowerADDC_ADDE_SUBC_SUBE(Op, DAG);
10773   case ISD::ADD:                return LowerADD(Op, DAG);
10774   case ISD::SUB:                return LowerSUB(Op, DAG);
10775   }
10776 }
10777
10778 static void ReplaceATOMIC_LOAD(SDNode *Node,
10779                                   SmallVectorImpl<SDValue> &Results,
10780                                   SelectionDAG &DAG) {
10781   DebugLoc dl = Node->getDebugLoc();
10782   EVT VT = cast<AtomicSDNode>(Node)->getMemoryVT();
10783
10784   // Convert wide load -> cmpxchg8b/cmpxchg16b
10785   // FIXME: On 32-bit, load -> fild or movq would be more efficient
10786   //        (The only way to get a 16-byte load is cmpxchg16b)
10787   // FIXME: 16-byte ATOMIC_CMP_SWAP isn't actually hooked up at the moment.
10788   SDValue Zero = DAG.getConstant(0, VT);
10789   SDValue Swap = DAG.getAtomic(ISD::ATOMIC_CMP_SWAP, dl, VT,
10790                                Node->getOperand(0),
10791                                Node->getOperand(1), Zero, Zero,
10792                                cast<AtomicSDNode>(Node)->getMemOperand(),
10793                                cast<AtomicSDNode>(Node)->getOrdering(),
10794                                cast<AtomicSDNode>(Node)->getSynchScope());
10795   Results.push_back(Swap.getValue(0));
10796   Results.push_back(Swap.getValue(1));
10797 }
10798
10799 void X86TargetLowering::
10800 ReplaceATOMIC_BINARY_64(SDNode *Node, SmallVectorImpl<SDValue>&Results,
10801                         SelectionDAG &DAG, unsigned NewOp) const {
10802   DebugLoc dl = Node->getDebugLoc();
10803   assert (Node->getValueType(0) == MVT::i64 &&
10804           "Only know how to expand i64 atomics");
10805
10806   SDValue Chain = Node->getOperand(0);
10807   SDValue In1 = Node->getOperand(1);
10808   SDValue In2L = DAG.getNode(ISD::EXTRACT_ELEMENT, dl, MVT::i32,
10809                              Node->getOperand(2), DAG.getIntPtrConstant(0));
10810   SDValue In2H = DAG.getNode(ISD::EXTRACT_ELEMENT, dl, MVT::i32,
10811                              Node->getOperand(2), DAG.getIntPtrConstant(1));
10812   SDValue Ops[] = { Chain, In1, In2L, In2H };
10813   SDVTList Tys = DAG.getVTList(MVT::i32, MVT::i32, MVT::Other);
10814   SDValue Result =
10815     DAG.getMemIntrinsicNode(NewOp, dl, Tys, Ops, 4, MVT::i64,
10816                             cast<MemSDNode>(Node)->getMemOperand());
10817   SDValue OpsF[] = { Result.getValue(0), Result.getValue(1)};
10818   Results.push_back(DAG.getNode(ISD::BUILD_PAIR, dl, MVT::i64, OpsF, 2));
10819   Results.push_back(Result.getValue(2));
10820 }
10821
10822 /// ReplaceNodeResults - Replace a node with an illegal result type
10823 /// with a new node built out of custom code.
10824 void X86TargetLowering::ReplaceNodeResults(SDNode *N,
10825                                            SmallVectorImpl<SDValue>&Results,
10826                                            SelectionDAG &DAG) const {
10827   DebugLoc dl = N->getDebugLoc();
10828   switch (N->getOpcode()) {
10829   default:
10830     llvm_unreachable("Do not know how to custom type legalize this operation!");
10831   case ISD::SIGN_EXTEND_INREG:
10832   case ISD::ADDC:
10833   case ISD::ADDE:
10834   case ISD::SUBC:
10835   case ISD::SUBE:
10836     // We don't want to expand or promote these.
10837     return;
10838   case ISD::FP_TO_SINT: {
10839     std::pair<SDValue,SDValue> Vals =
10840         FP_TO_INTHelper(SDValue(N, 0), DAG, true);
10841     SDValue FIST = Vals.first, StackSlot = Vals.second;
10842     if (FIST.getNode() != 0) {
10843       EVT VT = N->getValueType(0);
10844       // Return a load from the stack slot.
10845       Results.push_back(DAG.getLoad(VT, dl, FIST, StackSlot,
10846                                     MachinePointerInfo(), 
10847                                     false, false, false, 0));
10848     }
10849     return;
10850   }
10851   case ISD::READCYCLECOUNTER: {
10852     SDVTList Tys = DAG.getVTList(MVT::Other, MVT::Glue);
10853     SDValue TheChain = N->getOperand(0);
10854     SDValue rd = DAG.getNode(X86ISD::RDTSC_DAG, dl, Tys, &TheChain, 1);
10855     SDValue eax = DAG.getCopyFromReg(rd, dl, X86::EAX, MVT::i32,
10856                                      rd.getValue(1));
10857     SDValue edx = DAG.getCopyFromReg(eax.getValue(1), dl, X86::EDX, MVT::i32,
10858                                      eax.getValue(2));
10859     // Use a buildpair to merge the two 32-bit values into a 64-bit one.
10860     SDValue Ops[] = { eax, edx };
10861     Results.push_back(DAG.getNode(ISD::BUILD_PAIR, dl, MVT::i64, Ops, 2));
10862     Results.push_back(edx.getValue(1));
10863     return;
10864   }
10865   case ISD::ATOMIC_CMP_SWAP: {
10866     EVT T = N->getValueType(0);
10867     assert((T == MVT::i64 || T == MVT::i128) && "can only expand cmpxchg pair");
10868     bool Regs64bit = T == MVT::i128;
10869     EVT HalfT = Regs64bit ? MVT::i64 : MVT::i32;
10870     SDValue cpInL, cpInH;
10871     cpInL = DAG.getNode(ISD::EXTRACT_ELEMENT, dl, HalfT, N->getOperand(2),
10872                         DAG.getConstant(0, HalfT));
10873     cpInH = DAG.getNode(ISD::EXTRACT_ELEMENT, dl, HalfT, N->getOperand(2),
10874                         DAG.getConstant(1, HalfT));
10875     cpInL = DAG.getCopyToReg(N->getOperand(0), dl,
10876                              Regs64bit ? X86::RAX : X86::EAX,
10877                              cpInL, SDValue());
10878     cpInH = DAG.getCopyToReg(cpInL.getValue(0), dl,
10879                              Regs64bit ? X86::RDX : X86::EDX,
10880                              cpInH, cpInL.getValue(1));
10881     SDValue swapInL, swapInH;
10882     swapInL = DAG.getNode(ISD::EXTRACT_ELEMENT, dl, HalfT, N->getOperand(3),
10883                           DAG.getConstant(0, HalfT));
10884     swapInH = DAG.getNode(ISD::EXTRACT_ELEMENT, dl, HalfT, N->getOperand(3),
10885                           DAG.getConstant(1, HalfT));
10886     swapInL = DAG.getCopyToReg(cpInH.getValue(0), dl,
10887                                Regs64bit ? X86::RBX : X86::EBX,
10888                                swapInL, cpInH.getValue(1));
10889     swapInH = DAG.getCopyToReg(swapInL.getValue(0), dl,
10890                                Regs64bit ? X86::RCX : X86::ECX, 
10891                                swapInH, swapInL.getValue(1));
10892     SDValue Ops[] = { swapInH.getValue(0),
10893                       N->getOperand(1),
10894                       swapInH.getValue(1) };
10895     SDVTList Tys = DAG.getVTList(MVT::Other, MVT::Glue);
10896     MachineMemOperand *MMO = cast<AtomicSDNode>(N)->getMemOperand();
10897     unsigned Opcode = Regs64bit ? X86ISD::LCMPXCHG16_DAG :
10898                                   X86ISD::LCMPXCHG8_DAG;
10899     SDValue Result = DAG.getMemIntrinsicNode(Opcode, dl, Tys,
10900                                              Ops, 3, T, MMO);
10901     SDValue cpOutL = DAG.getCopyFromReg(Result.getValue(0), dl,
10902                                         Regs64bit ? X86::RAX : X86::EAX,
10903                                         HalfT, Result.getValue(1));
10904     SDValue cpOutH = DAG.getCopyFromReg(cpOutL.getValue(1), dl,
10905                                         Regs64bit ? X86::RDX : X86::EDX,
10906                                         HalfT, cpOutL.getValue(2));
10907     SDValue OpsF[] = { cpOutL.getValue(0), cpOutH.getValue(0)};
10908     Results.push_back(DAG.getNode(ISD::BUILD_PAIR, dl, T, OpsF, 2));
10909     Results.push_back(cpOutH.getValue(1));
10910     return;
10911   }
10912   case ISD::ATOMIC_LOAD_ADD:
10913     ReplaceATOMIC_BINARY_64(N, Results, DAG, X86ISD::ATOMADD64_DAG);
10914     return;
10915   case ISD::ATOMIC_LOAD_AND:
10916     ReplaceATOMIC_BINARY_64(N, Results, DAG, X86ISD::ATOMAND64_DAG);
10917     return;
10918   case ISD::ATOMIC_LOAD_NAND:
10919     ReplaceATOMIC_BINARY_64(N, Results, DAG, X86ISD::ATOMNAND64_DAG);
10920     return;
10921   case ISD::ATOMIC_LOAD_OR:
10922     ReplaceATOMIC_BINARY_64(N, Results, DAG, X86ISD::ATOMOR64_DAG);
10923     return;
10924   case ISD::ATOMIC_LOAD_SUB:
10925     ReplaceATOMIC_BINARY_64(N, Results, DAG, X86ISD::ATOMSUB64_DAG);
10926     return;
10927   case ISD::ATOMIC_LOAD_XOR:
10928     ReplaceATOMIC_BINARY_64(N, Results, DAG, X86ISD::ATOMXOR64_DAG);
10929     return;
10930   case ISD::ATOMIC_SWAP:
10931     ReplaceATOMIC_BINARY_64(N, Results, DAG, X86ISD::ATOMSWAP64_DAG);
10932     return;
10933   case ISD::ATOMIC_LOAD:
10934     ReplaceATOMIC_LOAD(N, Results, DAG);
10935   }
10936 }
10937
10938 const char *X86TargetLowering::getTargetNodeName(unsigned Opcode) const {
10939   switch (Opcode) {
10940   default: return NULL;
10941   case X86ISD::BSF:                return "X86ISD::BSF";
10942   case X86ISD::BSR:                return "X86ISD::BSR";
10943   case X86ISD::SHLD:               return "X86ISD::SHLD";
10944   case X86ISD::SHRD:               return "X86ISD::SHRD";
10945   case X86ISD::FAND:               return "X86ISD::FAND";
10946   case X86ISD::FOR:                return "X86ISD::FOR";
10947   case X86ISD::FXOR:               return "X86ISD::FXOR";
10948   case X86ISD::FSRL:               return "X86ISD::FSRL";
10949   case X86ISD::FILD:               return "X86ISD::FILD";
10950   case X86ISD::FILD_FLAG:          return "X86ISD::FILD_FLAG";
10951   case X86ISD::FP_TO_INT16_IN_MEM: return "X86ISD::FP_TO_INT16_IN_MEM";
10952   case X86ISD::FP_TO_INT32_IN_MEM: return "X86ISD::FP_TO_INT32_IN_MEM";
10953   case X86ISD::FP_TO_INT64_IN_MEM: return "X86ISD::FP_TO_INT64_IN_MEM";
10954   case X86ISD::FLD:                return "X86ISD::FLD";
10955   case X86ISD::FST:                return "X86ISD::FST";
10956   case X86ISD::CALL:               return "X86ISD::CALL";
10957   case X86ISD::RDTSC_DAG:          return "X86ISD::RDTSC_DAG";
10958   case X86ISD::BT:                 return "X86ISD::BT";
10959   case X86ISD::CMP:                return "X86ISD::CMP";
10960   case X86ISD::COMI:               return "X86ISD::COMI";
10961   case X86ISD::UCOMI:              return "X86ISD::UCOMI";
10962   case X86ISD::SETCC:              return "X86ISD::SETCC";
10963   case X86ISD::SETCC_CARRY:        return "X86ISD::SETCC_CARRY";
10964   case X86ISD::FSETCCsd:           return "X86ISD::FSETCCsd";
10965   case X86ISD::FSETCCss:           return "X86ISD::FSETCCss";
10966   case X86ISD::CMOV:               return "X86ISD::CMOV";
10967   case X86ISD::BRCOND:             return "X86ISD::BRCOND";
10968   case X86ISD::RET_FLAG:           return "X86ISD::RET_FLAG";
10969   case X86ISD::REP_STOS:           return "X86ISD::REP_STOS";
10970   case X86ISD::REP_MOVS:           return "X86ISD::REP_MOVS";
10971   case X86ISD::GlobalBaseReg:      return "X86ISD::GlobalBaseReg";
10972   case X86ISD::Wrapper:            return "X86ISD::Wrapper";
10973   case X86ISD::WrapperRIP:         return "X86ISD::WrapperRIP";
10974   case X86ISD::PEXTRB:             return "X86ISD::PEXTRB";
10975   case X86ISD::PEXTRW:             return "X86ISD::PEXTRW";
10976   case X86ISD::INSERTPS:           return "X86ISD::INSERTPS";
10977   case X86ISD::PINSRB:             return "X86ISD::PINSRB";
10978   case X86ISD::PINSRW:             return "X86ISD::PINSRW";
10979   case X86ISD::PSHUFB:             return "X86ISD::PSHUFB";
10980   case X86ISD::ANDNP:              return "X86ISD::ANDNP";
10981   case X86ISD::PSIGN:              return "X86ISD::PSIGN";
10982   case X86ISD::BLENDV:             return "X86ISD::BLENDV";
10983   case X86ISD::HADD:               return "X86ISD::HADD";
10984   case X86ISD::HSUB:               return "X86ISD::HSUB";
10985   case X86ISD::FHADD:              return "X86ISD::FHADD";
10986   case X86ISD::FHSUB:              return "X86ISD::FHSUB";
10987   case X86ISD::FMAX:               return "X86ISD::FMAX";
10988   case X86ISD::FMIN:               return "X86ISD::FMIN";
10989   case X86ISD::FRSQRT:             return "X86ISD::FRSQRT";
10990   case X86ISD::FRCP:               return "X86ISD::FRCP";
10991   case X86ISD::TLSADDR:            return "X86ISD::TLSADDR";
10992   case X86ISD::TLSCALL:            return "X86ISD::TLSCALL";
10993   case X86ISD::EH_RETURN:          return "X86ISD::EH_RETURN";
10994   case X86ISD::TC_RETURN:          return "X86ISD::TC_RETURN";
10995   case X86ISD::FNSTCW16m:          return "X86ISD::FNSTCW16m";
10996   case X86ISD::LCMPXCHG_DAG:       return "X86ISD::LCMPXCHG_DAG";
10997   case X86ISD::LCMPXCHG8_DAG:      return "X86ISD::LCMPXCHG8_DAG";
10998   case X86ISD::ATOMADD64_DAG:      return "X86ISD::ATOMADD64_DAG";
10999   case X86ISD::ATOMSUB64_DAG:      return "X86ISD::ATOMSUB64_DAG";
11000   case X86ISD::ATOMOR64_DAG:       return "X86ISD::ATOMOR64_DAG";
11001   case X86ISD::ATOMXOR64_DAG:      return "X86ISD::ATOMXOR64_DAG";
11002   case X86ISD::ATOMAND64_DAG:      return "X86ISD::ATOMAND64_DAG";
11003   case X86ISD::ATOMNAND64_DAG:     return "X86ISD::ATOMNAND64_DAG";
11004   case X86ISD::VZEXT_MOVL:         return "X86ISD::VZEXT_MOVL";
11005   case X86ISD::VZEXT_LOAD:         return "X86ISD::VZEXT_LOAD";
11006   case X86ISD::VSHLDQ:             return "X86ISD::VSHLDQ";
11007   case X86ISD::VSRLDQ:             return "X86ISD::VSRLDQ";
11008   case X86ISD::VSHL:               return "X86ISD::VSHL";
11009   case X86ISD::VSRL:               return "X86ISD::VSRL";
11010   case X86ISD::VSRA:               return "X86ISD::VSRA";
11011   case X86ISD::VSHLI:              return "X86ISD::VSHLI";
11012   case X86ISD::VSRLI:              return "X86ISD::VSRLI";
11013   case X86ISD::VSRAI:              return "X86ISD::VSRAI";
11014   case X86ISD::CMPP:               return "X86ISD::CMPP";
11015   case X86ISD::PCMPEQ:             return "X86ISD::PCMPEQ";
11016   case X86ISD::PCMPGT:             return "X86ISD::PCMPGT";
11017   case X86ISD::ADD:                return "X86ISD::ADD";
11018   case X86ISD::SUB:                return "X86ISD::SUB";
11019   case X86ISD::ADC:                return "X86ISD::ADC";
11020   case X86ISD::SBB:                return "X86ISD::SBB";
11021   case X86ISD::SMUL:               return "X86ISD::SMUL";
11022   case X86ISD::UMUL:               return "X86ISD::UMUL";
11023   case X86ISD::INC:                return "X86ISD::INC";
11024   case X86ISD::DEC:                return "X86ISD::DEC";
11025   case X86ISD::OR:                 return "X86ISD::OR";
11026   case X86ISD::XOR:                return "X86ISD::XOR";
11027   case X86ISD::AND:                return "X86ISD::AND";
11028   case X86ISD::ANDN:               return "X86ISD::ANDN";
11029   case X86ISD::BLSI:               return "X86ISD::BLSI";
11030   case X86ISD::BLSMSK:             return "X86ISD::BLSMSK";
11031   case X86ISD::BLSR:               return "X86ISD::BLSR";
11032   case X86ISD::MUL_IMM:            return "X86ISD::MUL_IMM";
11033   case X86ISD::PTEST:              return "X86ISD::PTEST";
11034   case X86ISD::TESTP:              return "X86ISD::TESTP";
11035   case X86ISD::PALIGN:             return "X86ISD::PALIGN";
11036   case X86ISD::PSHUFD:             return "X86ISD::PSHUFD";
11037   case X86ISD::PSHUFHW:            return "X86ISD::PSHUFHW";
11038   case X86ISD::PSHUFLW:            return "X86ISD::PSHUFLW";
11039   case X86ISD::SHUFP:              return "X86ISD::SHUFP";
11040   case X86ISD::MOVLHPS:            return "X86ISD::MOVLHPS";
11041   case X86ISD::MOVLHPD:            return "X86ISD::MOVLHPD";
11042   case X86ISD::MOVHLPS:            return "X86ISD::MOVHLPS";
11043   case X86ISD::MOVLPS:             return "X86ISD::MOVLPS";
11044   case X86ISD::MOVLPD:             return "X86ISD::MOVLPD";
11045   case X86ISD::MOVDDUP:            return "X86ISD::MOVDDUP";
11046   case X86ISD::MOVSHDUP:           return "X86ISD::MOVSHDUP";
11047   case X86ISD::MOVSLDUP:           return "X86ISD::MOVSLDUP";
11048   case X86ISD::MOVSD:              return "X86ISD::MOVSD";
11049   case X86ISD::MOVSS:              return "X86ISD::MOVSS";
11050   case X86ISD::UNPCKL:             return "X86ISD::UNPCKL";
11051   case X86ISD::UNPCKH:             return "X86ISD::UNPCKH";
11052   case X86ISD::VBROADCAST:         return "X86ISD::VBROADCAST";
11053   case X86ISD::VPERMILP:           return "X86ISD::VPERMILP";
11054   case X86ISD::VPERM2X128:         return "X86ISD::VPERM2X128";
11055   case X86ISD::PMULUDQ:            return "X86ISD::PMULUDQ";
11056   case X86ISD::VASTART_SAVE_XMM_REGS: return "X86ISD::VASTART_SAVE_XMM_REGS";
11057   case X86ISD::VAARG_64:           return "X86ISD::VAARG_64";
11058   case X86ISD::WIN_ALLOCA:         return "X86ISD::WIN_ALLOCA";
11059   case X86ISD::MEMBARRIER:         return "X86ISD::MEMBARRIER";
11060   case X86ISD::SEG_ALLOCA:         return "X86ISD::SEG_ALLOCA";
11061   }
11062 }
11063
11064 // isLegalAddressingMode - Return true if the addressing mode represented
11065 // by AM is legal for this target, for a load/store of the specified type.
11066 bool X86TargetLowering::isLegalAddressingMode(const AddrMode &AM,
11067                                               Type *Ty) const {
11068   // X86 supports extremely general addressing modes.
11069   CodeModel::Model M = getTargetMachine().getCodeModel();
11070   Reloc::Model R = getTargetMachine().getRelocationModel();
11071
11072   // X86 allows a sign-extended 32-bit immediate field as a displacement.
11073   if (!X86::isOffsetSuitableForCodeModel(AM.BaseOffs, M, AM.BaseGV != NULL))
11074     return false;
11075
11076   if (AM.BaseGV) {
11077     unsigned GVFlags =
11078       Subtarget->ClassifyGlobalReference(AM.BaseGV, getTargetMachine());
11079
11080     // If a reference to this global requires an extra load, we can't fold it.
11081     if (isGlobalStubReference(GVFlags))
11082       return false;
11083
11084     // If BaseGV requires a register for the PIC base, we cannot also have a
11085     // BaseReg specified.
11086     if (AM.HasBaseReg && isGlobalRelativeToPICBase(GVFlags))
11087       return false;
11088
11089     // If lower 4G is not available, then we must use rip-relative addressing.
11090     if ((M != CodeModel::Small || R != Reloc::Static) &&
11091         Subtarget->is64Bit() && (AM.BaseOffs || AM.Scale > 1))
11092       return false;
11093   }
11094
11095   switch (AM.Scale) {
11096   case 0:
11097   case 1:
11098   case 2:
11099   case 4:
11100   case 8:
11101     // These scales always work.
11102     break;
11103   case 3:
11104   case 5:
11105   case 9:
11106     // These scales are formed with basereg+scalereg.  Only accept if there is
11107     // no basereg yet.
11108     if (AM.HasBaseReg)
11109       return false;
11110     break;
11111   default:  // Other stuff never works.
11112     return false;
11113   }
11114
11115   return true;
11116 }
11117
11118
11119 bool X86TargetLowering::isTruncateFree(Type *Ty1, Type *Ty2) const {
11120   if (!Ty1->isIntegerTy() || !Ty2->isIntegerTy())
11121     return false;
11122   unsigned NumBits1 = Ty1->getPrimitiveSizeInBits();
11123   unsigned NumBits2 = Ty2->getPrimitiveSizeInBits();
11124   if (NumBits1 <= NumBits2)
11125     return false;
11126   return true;
11127 }
11128
11129 bool X86TargetLowering::isTruncateFree(EVT VT1, EVT VT2) const {
11130   if (!VT1.isInteger() || !VT2.isInteger())
11131     return false;
11132   unsigned NumBits1 = VT1.getSizeInBits();
11133   unsigned NumBits2 = VT2.getSizeInBits();
11134   if (NumBits1 <= NumBits2)
11135     return false;
11136   return true;
11137 }
11138
11139 bool X86TargetLowering::isZExtFree(Type *Ty1, Type *Ty2) const {
11140   // x86-64 implicitly zero-extends 32-bit results in 64-bit registers.
11141   return Ty1->isIntegerTy(32) && Ty2->isIntegerTy(64) && Subtarget->is64Bit();
11142 }
11143
11144 bool X86TargetLowering::isZExtFree(EVT VT1, EVT VT2) const {
11145   // x86-64 implicitly zero-extends 32-bit results in 64-bit registers.
11146   return VT1 == MVT::i32 && VT2 == MVT::i64 && Subtarget->is64Bit();
11147 }
11148
11149 bool X86TargetLowering::isNarrowingProfitable(EVT VT1, EVT VT2) const {
11150   // i16 instructions are longer (0x66 prefix) and potentially slower.
11151   return !(VT1 == MVT::i32 && VT2 == MVT::i16);
11152 }
11153
11154 /// isShuffleMaskLegal - Targets can use this to indicate that they only
11155 /// support *some* VECTOR_SHUFFLE operations, those with specific masks.
11156 /// By default, if a target supports the VECTOR_SHUFFLE node, all mask values
11157 /// are assumed to be legal.
11158 bool
11159 X86TargetLowering::isShuffleMaskLegal(const SmallVectorImpl<int> &M,
11160                                       EVT VT) const {
11161   // Very little shuffling can be done for 64-bit vectors right now.
11162   if (VT.getSizeInBits() == 64)
11163     return false;
11164
11165   // FIXME: pshufb, blends, shifts.
11166   return (VT.getVectorNumElements() == 2 ||
11167           ShuffleVectorSDNode::isSplatMask(&M[0], VT) ||
11168           isMOVLMask(M, VT) ||
11169           isSHUFPMask(M, VT, Subtarget->hasAVX()) ||
11170           isPSHUFDMask(M, VT) ||
11171           isPSHUFHWMask(M, VT) ||
11172           isPSHUFLWMask(M, VT) ||
11173           isPALIGNRMask(M, VT, Subtarget) ||
11174           isUNPCKLMask(M, VT, Subtarget->hasAVX2()) ||
11175           isUNPCKHMask(M, VT, Subtarget->hasAVX2()) ||
11176           isUNPCKL_v_undef_Mask(M, VT, Subtarget->hasAVX2()) ||
11177           isUNPCKH_v_undef_Mask(M, VT, Subtarget->hasAVX2()));
11178 }
11179
11180 bool
11181 X86TargetLowering::isVectorClearMaskLegal(const SmallVectorImpl<int> &Mask,
11182                                           EVT VT) const {
11183   unsigned NumElts = VT.getVectorNumElements();
11184   // FIXME: This collection of masks seems suspect.
11185   if (NumElts == 2)
11186     return true;
11187   if (NumElts == 4 && VT.getSizeInBits() == 128) {
11188     return (isMOVLMask(Mask, VT)  ||
11189             isCommutedMOVLMask(Mask, VT, true) ||
11190             isSHUFPMask(Mask, VT, Subtarget->hasAVX()) ||
11191             isSHUFPMask(Mask, VT, Subtarget->hasAVX(), /* Commuted */ true));
11192   }
11193   return false;
11194 }
11195
11196 //===----------------------------------------------------------------------===//
11197 //                           X86 Scheduler Hooks
11198 //===----------------------------------------------------------------------===//
11199
11200 // private utility function
11201 MachineBasicBlock *
11202 X86TargetLowering::EmitAtomicBitwiseWithCustomInserter(MachineInstr *bInstr,
11203                                                        MachineBasicBlock *MBB,
11204                                                        unsigned regOpc,
11205                                                        unsigned immOpc,
11206                                                        unsigned LoadOpc,
11207                                                        unsigned CXchgOpc,
11208                                                        unsigned notOpc,
11209                                                        unsigned EAXreg,
11210                                                        TargetRegisterClass *RC,
11211                                                        bool invSrc) const {
11212   // For the atomic bitwise operator, we generate
11213   //   thisMBB:
11214   //   newMBB:
11215   //     ld  t1 = [bitinstr.addr]
11216   //     op  t2 = t1, [bitinstr.val]
11217   //     mov EAX = t1
11218   //     lcs dest = [bitinstr.addr], t2  [EAX is implicit]
11219   //     bz  newMBB
11220   //     fallthrough -->nextMBB
11221   const TargetInstrInfo *TII = getTargetMachine().getInstrInfo();
11222   const BasicBlock *LLVM_BB = MBB->getBasicBlock();
11223   MachineFunction::iterator MBBIter = MBB;
11224   ++MBBIter;
11225
11226   /// First build the CFG
11227   MachineFunction *F = MBB->getParent();
11228   MachineBasicBlock *thisMBB = MBB;
11229   MachineBasicBlock *newMBB = F->CreateMachineBasicBlock(LLVM_BB);
11230   MachineBasicBlock *nextMBB = F->CreateMachineBasicBlock(LLVM_BB);
11231   F->insert(MBBIter, newMBB);
11232   F->insert(MBBIter, nextMBB);
11233
11234   // Transfer the remainder of thisMBB and its successor edges to nextMBB.
11235   nextMBB->splice(nextMBB->begin(), thisMBB,
11236                   llvm::next(MachineBasicBlock::iterator(bInstr)),
11237                   thisMBB->end());
11238   nextMBB->transferSuccessorsAndUpdatePHIs(thisMBB);
11239
11240   // Update thisMBB to fall through to newMBB
11241   thisMBB->addSuccessor(newMBB);
11242
11243   // newMBB jumps to itself and fall through to nextMBB
11244   newMBB->addSuccessor(nextMBB);
11245   newMBB->addSuccessor(newMBB);
11246
11247   // Insert instructions into newMBB based on incoming instruction
11248   assert(bInstr->getNumOperands() < X86::AddrNumOperands + 4 &&
11249          "unexpected number of operands");
11250   DebugLoc dl = bInstr->getDebugLoc();
11251   MachineOperand& destOper = bInstr->getOperand(0);
11252   MachineOperand* argOpers[2 + X86::AddrNumOperands];
11253   int numArgs = bInstr->getNumOperands() - 1;
11254   for (int i=0; i < numArgs; ++i)
11255     argOpers[i] = &bInstr->getOperand(i+1);
11256
11257   // x86 address has 4 operands: base, index, scale, and displacement
11258   int lastAddrIndx = X86::AddrNumOperands - 1; // [0,3]
11259   int valArgIndx = lastAddrIndx + 1;
11260
11261   unsigned t1 = F->getRegInfo().createVirtualRegister(RC);
11262   MachineInstrBuilder MIB = BuildMI(newMBB, dl, TII->get(LoadOpc), t1);
11263   for (int i=0; i <= lastAddrIndx; ++i)
11264     (*MIB).addOperand(*argOpers[i]);
11265
11266   unsigned tt = F->getRegInfo().createVirtualRegister(RC);
11267   if (invSrc) {
11268     MIB = BuildMI(newMBB, dl, TII->get(notOpc), tt).addReg(t1);
11269   }
11270   else
11271     tt = t1;
11272
11273   unsigned t2 = F->getRegInfo().createVirtualRegister(RC);
11274   assert((argOpers[valArgIndx]->isReg() ||
11275           argOpers[valArgIndx]->isImm()) &&
11276          "invalid operand");
11277   if (argOpers[valArgIndx]->isReg())
11278     MIB = BuildMI(newMBB, dl, TII->get(regOpc), t2);
11279   else
11280     MIB = BuildMI(newMBB, dl, TII->get(immOpc), t2);
11281   MIB.addReg(tt);
11282   (*MIB).addOperand(*argOpers[valArgIndx]);
11283
11284   MIB = BuildMI(newMBB, dl, TII->get(TargetOpcode::COPY), EAXreg);
11285   MIB.addReg(t1);
11286
11287   MIB = BuildMI(newMBB, dl, TII->get(CXchgOpc));
11288   for (int i=0; i <= lastAddrIndx; ++i)
11289     (*MIB).addOperand(*argOpers[i]);
11290   MIB.addReg(t2);
11291   assert(bInstr->hasOneMemOperand() && "Unexpected number of memoperand");
11292   (*MIB).setMemRefs(bInstr->memoperands_begin(),
11293                     bInstr->memoperands_end());
11294
11295   MIB = BuildMI(newMBB, dl, TII->get(TargetOpcode::COPY), destOper.getReg());
11296   MIB.addReg(EAXreg);
11297
11298   // insert branch
11299   BuildMI(newMBB, dl, TII->get(X86::JNE_4)).addMBB(newMBB);
11300
11301   bInstr->eraseFromParent();   // The pseudo instruction is gone now.
11302   return nextMBB;
11303 }
11304
11305 // private utility function:  64 bit atomics on 32 bit host.
11306 MachineBasicBlock *
11307 X86TargetLowering::EmitAtomicBit6432WithCustomInserter(MachineInstr *bInstr,
11308                                                        MachineBasicBlock *MBB,
11309                                                        unsigned regOpcL,
11310                                                        unsigned regOpcH,
11311                                                        unsigned immOpcL,
11312                                                        unsigned immOpcH,
11313                                                        bool invSrc) const {
11314   // For the atomic bitwise operator, we generate
11315   //   thisMBB (instructions are in pairs, except cmpxchg8b)
11316   //     ld t1,t2 = [bitinstr.addr]
11317   //   newMBB:
11318   //     out1, out2 = phi (thisMBB, t1/t2) (newMBB, t3/t4)
11319   //     op  t5, t6 <- out1, out2, [bitinstr.val]
11320   //      (for SWAP, substitute:  mov t5, t6 <- [bitinstr.val])
11321   //     mov ECX, EBX <- t5, t6
11322   //     mov EAX, EDX <- t1, t2
11323   //     cmpxchg8b [bitinstr.addr]  [EAX, EDX, EBX, ECX implicit]
11324   //     mov t3, t4 <- EAX, EDX
11325   //     bz  newMBB
11326   //     result in out1, out2
11327   //     fallthrough -->nextMBB
11328
11329   const TargetRegisterClass *RC = X86::GR32RegisterClass;
11330   const unsigned LoadOpc = X86::MOV32rm;
11331   const unsigned NotOpc = X86::NOT32r;
11332   const TargetInstrInfo *TII = getTargetMachine().getInstrInfo();
11333   const BasicBlock *LLVM_BB = MBB->getBasicBlock();
11334   MachineFunction::iterator MBBIter = MBB;
11335   ++MBBIter;
11336
11337   /// First build the CFG
11338   MachineFunction *F = MBB->getParent();
11339   MachineBasicBlock *thisMBB = MBB;
11340   MachineBasicBlock *newMBB = F->CreateMachineBasicBlock(LLVM_BB);
11341   MachineBasicBlock *nextMBB = F->CreateMachineBasicBlock(LLVM_BB);
11342   F->insert(MBBIter, newMBB);
11343   F->insert(MBBIter, nextMBB);
11344
11345   // Transfer the remainder of thisMBB and its successor edges to nextMBB.
11346   nextMBB->splice(nextMBB->begin(), thisMBB,
11347                   llvm::next(MachineBasicBlock::iterator(bInstr)),
11348                   thisMBB->end());
11349   nextMBB->transferSuccessorsAndUpdatePHIs(thisMBB);
11350
11351   // Update thisMBB to fall through to newMBB
11352   thisMBB->addSuccessor(newMBB);
11353
11354   // newMBB jumps to itself and fall through to nextMBB
11355   newMBB->addSuccessor(nextMBB);
11356   newMBB->addSuccessor(newMBB);
11357
11358   DebugLoc dl = bInstr->getDebugLoc();
11359   // Insert instructions into newMBB based on incoming instruction
11360   // There are 8 "real" operands plus 9 implicit def/uses, ignored here.
11361   assert(bInstr->getNumOperands() < X86::AddrNumOperands + 14 &&
11362          "unexpected number of operands");
11363   MachineOperand& dest1Oper = bInstr->getOperand(0);
11364   MachineOperand& dest2Oper = bInstr->getOperand(1);
11365   MachineOperand* argOpers[2 + X86::AddrNumOperands];
11366   for (int i=0; i < 2 + X86::AddrNumOperands; ++i) {
11367     argOpers[i] = &bInstr->getOperand(i+2);
11368
11369     // We use some of the operands multiple times, so conservatively just
11370     // clear any kill flags that might be present.
11371     if (argOpers[i]->isReg() && argOpers[i]->isUse())
11372       argOpers[i]->setIsKill(false);
11373   }
11374
11375   // x86 address has 5 operands: base, index, scale, displacement, and segment.
11376   int lastAddrIndx = X86::AddrNumOperands - 1; // [0,3]
11377
11378   unsigned t1 = F->getRegInfo().createVirtualRegister(RC);
11379   MachineInstrBuilder MIB = BuildMI(thisMBB, dl, TII->get(LoadOpc), t1);
11380   for (int i=0; i <= lastAddrIndx; ++i)
11381     (*MIB).addOperand(*argOpers[i]);
11382   unsigned t2 = F->getRegInfo().createVirtualRegister(RC);
11383   MIB = BuildMI(thisMBB, dl, TII->get(LoadOpc), t2);
11384   // add 4 to displacement.
11385   for (int i=0; i <= lastAddrIndx-2; ++i)
11386     (*MIB).addOperand(*argOpers[i]);
11387   MachineOperand newOp3 = *(argOpers[3]);
11388   if (newOp3.isImm())
11389     newOp3.setImm(newOp3.getImm()+4);
11390   else
11391     newOp3.setOffset(newOp3.getOffset()+4);
11392   (*MIB).addOperand(newOp3);
11393   (*MIB).addOperand(*argOpers[lastAddrIndx]);
11394
11395   // t3/4 are defined later, at the bottom of the loop
11396   unsigned t3 = F->getRegInfo().createVirtualRegister(RC);
11397   unsigned t4 = F->getRegInfo().createVirtualRegister(RC);
11398   BuildMI(newMBB, dl, TII->get(X86::PHI), dest1Oper.getReg())
11399     .addReg(t1).addMBB(thisMBB).addReg(t3).addMBB(newMBB);
11400   BuildMI(newMBB, dl, TII->get(X86::PHI), dest2Oper.getReg())
11401     .addReg(t2).addMBB(thisMBB).addReg(t4).addMBB(newMBB);
11402
11403   // The subsequent operations should be using the destination registers of
11404   //the PHI instructions.
11405   if (invSrc) {
11406     t1 = F->getRegInfo().createVirtualRegister(RC);
11407     t2 = F->getRegInfo().createVirtualRegister(RC);
11408     MIB = BuildMI(newMBB, dl, TII->get(NotOpc), t1).addReg(dest1Oper.getReg());
11409     MIB = BuildMI(newMBB, dl, TII->get(NotOpc), t2).addReg(dest2Oper.getReg());
11410   } else {
11411     t1 = dest1Oper.getReg();
11412     t2 = dest2Oper.getReg();
11413   }
11414
11415   int valArgIndx = lastAddrIndx + 1;
11416   assert((argOpers[valArgIndx]->isReg() ||
11417           argOpers[valArgIndx]->isImm()) &&
11418          "invalid operand");
11419   unsigned t5 = F->getRegInfo().createVirtualRegister(RC);
11420   unsigned t6 = F->getRegInfo().createVirtualRegister(RC);
11421   if (argOpers[valArgIndx]->isReg())
11422     MIB = BuildMI(newMBB, dl, TII->get(regOpcL), t5);
11423   else
11424     MIB = BuildMI(newMBB, dl, TII->get(immOpcL), t5);
11425   if (regOpcL != X86::MOV32rr)
11426     MIB.addReg(t1);
11427   (*MIB).addOperand(*argOpers[valArgIndx]);
11428   assert(argOpers[valArgIndx + 1]->isReg() ==
11429          argOpers[valArgIndx]->isReg());
11430   assert(argOpers[valArgIndx + 1]->isImm() ==
11431          argOpers[valArgIndx]->isImm());
11432   if (argOpers[valArgIndx + 1]->isReg())
11433     MIB = BuildMI(newMBB, dl, TII->get(regOpcH), t6);
11434   else
11435     MIB = BuildMI(newMBB, dl, TII->get(immOpcH), t6);
11436   if (regOpcH != X86::MOV32rr)
11437     MIB.addReg(t2);
11438   (*MIB).addOperand(*argOpers[valArgIndx + 1]);
11439
11440   MIB = BuildMI(newMBB, dl, TII->get(TargetOpcode::COPY), X86::EAX);
11441   MIB.addReg(t1);
11442   MIB = BuildMI(newMBB, dl, TII->get(TargetOpcode::COPY), X86::EDX);
11443   MIB.addReg(t2);
11444
11445   MIB = BuildMI(newMBB, dl, TII->get(TargetOpcode::COPY), X86::EBX);
11446   MIB.addReg(t5);
11447   MIB = BuildMI(newMBB, dl, TII->get(TargetOpcode::COPY), X86::ECX);
11448   MIB.addReg(t6);
11449
11450   MIB = BuildMI(newMBB, dl, TII->get(X86::LCMPXCHG8B));
11451   for (int i=0; i <= lastAddrIndx; ++i)
11452     (*MIB).addOperand(*argOpers[i]);
11453
11454   assert(bInstr->hasOneMemOperand() && "Unexpected number of memoperand");
11455   (*MIB).setMemRefs(bInstr->memoperands_begin(),
11456                     bInstr->memoperands_end());
11457
11458   MIB = BuildMI(newMBB, dl, TII->get(TargetOpcode::COPY), t3);
11459   MIB.addReg(X86::EAX);
11460   MIB = BuildMI(newMBB, dl, TII->get(TargetOpcode::COPY), t4);
11461   MIB.addReg(X86::EDX);
11462
11463   // insert branch
11464   BuildMI(newMBB, dl, TII->get(X86::JNE_4)).addMBB(newMBB);
11465
11466   bInstr->eraseFromParent();   // The pseudo instruction is gone now.
11467   return nextMBB;
11468 }
11469
11470 // private utility function
11471 MachineBasicBlock *
11472 X86TargetLowering::EmitAtomicMinMaxWithCustomInserter(MachineInstr *mInstr,
11473                                                       MachineBasicBlock *MBB,
11474                                                       unsigned cmovOpc) const {
11475   // For the atomic min/max operator, we generate
11476   //   thisMBB:
11477   //   newMBB:
11478   //     ld t1 = [min/max.addr]
11479   //     mov t2 = [min/max.val]
11480   //     cmp  t1, t2
11481   //     cmov[cond] t2 = t1
11482   //     mov EAX = t1
11483   //     lcs dest = [bitinstr.addr], t2  [EAX is implicit]
11484   //     bz   newMBB
11485   //     fallthrough -->nextMBB
11486   //
11487   const TargetInstrInfo *TII = getTargetMachine().getInstrInfo();
11488   const BasicBlock *LLVM_BB = MBB->getBasicBlock();
11489   MachineFunction::iterator MBBIter = MBB;
11490   ++MBBIter;
11491
11492   /// First build the CFG
11493   MachineFunction *F = MBB->getParent();
11494   MachineBasicBlock *thisMBB = MBB;
11495   MachineBasicBlock *newMBB = F->CreateMachineBasicBlock(LLVM_BB);
11496   MachineBasicBlock *nextMBB = F->CreateMachineBasicBlock(LLVM_BB);
11497   F->insert(MBBIter, newMBB);
11498   F->insert(MBBIter, nextMBB);
11499
11500   // Transfer the remainder of thisMBB and its successor edges to nextMBB.
11501   nextMBB->splice(nextMBB->begin(), thisMBB,
11502                   llvm::next(MachineBasicBlock::iterator(mInstr)),
11503                   thisMBB->end());
11504   nextMBB->transferSuccessorsAndUpdatePHIs(thisMBB);
11505
11506   // Update thisMBB to fall through to newMBB
11507   thisMBB->addSuccessor(newMBB);
11508
11509   // newMBB jumps to newMBB and fall through to nextMBB
11510   newMBB->addSuccessor(nextMBB);
11511   newMBB->addSuccessor(newMBB);
11512
11513   DebugLoc dl = mInstr->getDebugLoc();
11514   // Insert instructions into newMBB based on incoming instruction
11515   assert(mInstr->getNumOperands() < X86::AddrNumOperands + 4 &&
11516          "unexpected number of operands");
11517   MachineOperand& destOper = mInstr->getOperand(0);
11518   MachineOperand* argOpers[2 + X86::AddrNumOperands];
11519   int numArgs = mInstr->getNumOperands() - 1;
11520   for (int i=0; i < numArgs; ++i)
11521     argOpers[i] = &mInstr->getOperand(i+1);
11522
11523   // x86 address has 4 operands: base, index, scale, and displacement
11524   int lastAddrIndx = X86::AddrNumOperands - 1; // [0,3]
11525   int valArgIndx = lastAddrIndx + 1;
11526
11527   unsigned t1 = F->getRegInfo().createVirtualRegister(X86::GR32RegisterClass);
11528   MachineInstrBuilder MIB = BuildMI(newMBB, dl, TII->get(X86::MOV32rm), t1);
11529   for (int i=0; i <= lastAddrIndx; ++i)
11530     (*MIB).addOperand(*argOpers[i]);
11531
11532   // We only support register and immediate values
11533   assert((argOpers[valArgIndx]->isReg() ||
11534           argOpers[valArgIndx]->isImm()) &&
11535          "invalid operand");
11536
11537   unsigned t2 = F->getRegInfo().createVirtualRegister(X86::GR32RegisterClass);
11538   if (argOpers[valArgIndx]->isReg())
11539     MIB = BuildMI(newMBB, dl, TII->get(TargetOpcode::COPY), t2);
11540   else
11541     MIB = BuildMI(newMBB, dl, TII->get(X86::MOV32rr), t2);
11542   (*MIB).addOperand(*argOpers[valArgIndx]);
11543
11544   MIB = BuildMI(newMBB, dl, TII->get(TargetOpcode::COPY), X86::EAX);
11545   MIB.addReg(t1);
11546
11547   MIB = BuildMI(newMBB, dl, TII->get(X86::CMP32rr));
11548   MIB.addReg(t1);
11549   MIB.addReg(t2);
11550
11551   // Generate movc
11552   unsigned t3 = F->getRegInfo().createVirtualRegister(X86::GR32RegisterClass);
11553   MIB = BuildMI(newMBB, dl, TII->get(cmovOpc),t3);
11554   MIB.addReg(t2);
11555   MIB.addReg(t1);
11556
11557   // Cmp and exchange if none has modified the memory location
11558   MIB = BuildMI(newMBB, dl, TII->get(X86::LCMPXCHG32));
11559   for (int i=0; i <= lastAddrIndx; ++i)
11560     (*MIB).addOperand(*argOpers[i]);
11561   MIB.addReg(t3);
11562   assert(mInstr->hasOneMemOperand() && "Unexpected number of memoperand");
11563   (*MIB).setMemRefs(mInstr->memoperands_begin(),
11564                     mInstr->memoperands_end());
11565
11566   MIB = BuildMI(newMBB, dl, TII->get(TargetOpcode::COPY), destOper.getReg());
11567   MIB.addReg(X86::EAX);
11568
11569   // insert branch
11570   BuildMI(newMBB, dl, TII->get(X86::JNE_4)).addMBB(newMBB);
11571
11572   mInstr->eraseFromParent();   // The pseudo instruction is gone now.
11573   return nextMBB;
11574 }
11575
11576 // FIXME: When we get size specific XMM0 registers, i.e. XMM0_V16I8
11577 // or XMM0_V32I8 in AVX all of this code can be replaced with that
11578 // in the .td file.
11579 MachineBasicBlock *
11580 X86TargetLowering::EmitPCMP(MachineInstr *MI, MachineBasicBlock *BB,
11581                             unsigned numArgs, bool memArg) const {
11582   assert(Subtarget->hasSSE42() &&
11583          "Target must have SSE4.2 or AVX features enabled");
11584
11585   DebugLoc dl = MI->getDebugLoc();
11586   const TargetInstrInfo *TII = getTargetMachine().getInstrInfo();
11587   unsigned Opc;
11588   if (!Subtarget->hasAVX()) {
11589     if (memArg)
11590       Opc = numArgs == 3 ? X86::PCMPISTRM128rm : X86::PCMPESTRM128rm;
11591     else
11592       Opc = numArgs == 3 ? X86::PCMPISTRM128rr : X86::PCMPESTRM128rr;
11593   } else {
11594     if (memArg)
11595       Opc = numArgs == 3 ? X86::VPCMPISTRM128rm : X86::VPCMPESTRM128rm;
11596     else
11597       Opc = numArgs == 3 ? X86::VPCMPISTRM128rr : X86::VPCMPESTRM128rr;
11598   }
11599
11600   MachineInstrBuilder MIB = BuildMI(*BB, MI, dl, TII->get(Opc));
11601   for (unsigned i = 0; i < numArgs; ++i) {
11602     MachineOperand &Op = MI->getOperand(i+1);
11603     if (!(Op.isReg() && Op.isImplicit()))
11604       MIB.addOperand(Op);
11605   }
11606   BuildMI(*BB, MI, dl,
11607     TII->get(Subtarget->hasAVX() ? X86::VMOVAPSrr : X86::MOVAPSrr),
11608              MI->getOperand(0).getReg())
11609     .addReg(X86::XMM0);
11610
11611   MI->eraseFromParent();
11612   return BB;
11613 }
11614
11615 MachineBasicBlock *
11616 X86TargetLowering::EmitMonitor(MachineInstr *MI, MachineBasicBlock *BB) const {
11617   DebugLoc dl = MI->getDebugLoc();
11618   const TargetInstrInfo *TII = getTargetMachine().getInstrInfo();
11619
11620   // Address into RAX/EAX, other two args into ECX, EDX.
11621   unsigned MemOpc = Subtarget->is64Bit() ? X86::LEA64r : X86::LEA32r;
11622   unsigned MemReg = Subtarget->is64Bit() ? X86::RAX : X86::EAX;
11623   MachineInstrBuilder MIB = BuildMI(*BB, MI, dl, TII->get(MemOpc), MemReg);
11624   for (int i = 0; i < X86::AddrNumOperands; ++i)
11625     MIB.addOperand(MI->getOperand(i));
11626
11627   unsigned ValOps = X86::AddrNumOperands;
11628   BuildMI(*BB, MI, dl, TII->get(TargetOpcode::COPY), X86::ECX)
11629     .addReg(MI->getOperand(ValOps).getReg());
11630   BuildMI(*BB, MI, dl, TII->get(TargetOpcode::COPY), X86::EDX)
11631     .addReg(MI->getOperand(ValOps+1).getReg());
11632
11633   // The instruction doesn't actually take any operands though.
11634   BuildMI(*BB, MI, dl, TII->get(X86::MONITORrrr));
11635
11636   MI->eraseFromParent(); // The pseudo is gone now.
11637   return BB;
11638 }
11639
11640 MachineBasicBlock *
11641 X86TargetLowering::EmitMwait(MachineInstr *MI, MachineBasicBlock *BB) const {
11642   DebugLoc dl = MI->getDebugLoc();
11643   const TargetInstrInfo *TII = getTargetMachine().getInstrInfo();
11644
11645   // First arg in ECX, the second in EAX.
11646   BuildMI(*BB, MI, dl, TII->get(TargetOpcode::COPY), X86::ECX)
11647     .addReg(MI->getOperand(0).getReg());
11648   BuildMI(*BB, MI, dl, TII->get(TargetOpcode::COPY), X86::EAX)
11649     .addReg(MI->getOperand(1).getReg());
11650
11651   // The instruction doesn't actually take any operands though.
11652   BuildMI(*BB, MI, dl, TII->get(X86::MWAITrr));
11653
11654   MI->eraseFromParent(); // The pseudo is gone now.
11655   return BB;
11656 }
11657
11658 MachineBasicBlock *
11659 X86TargetLowering::EmitVAARG64WithCustomInserter(
11660                    MachineInstr *MI,
11661                    MachineBasicBlock *MBB) const {
11662   // Emit va_arg instruction on X86-64.
11663
11664   // Operands to this pseudo-instruction:
11665   // 0  ) Output        : destination address (reg)
11666   // 1-5) Input         : va_list address (addr, i64mem)
11667   // 6  ) ArgSize       : Size (in bytes) of vararg type
11668   // 7  ) ArgMode       : 0=overflow only, 1=use gp_offset, 2=use fp_offset
11669   // 8  ) Align         : Alignment of type
11670   // 9  ) EFLAGS (implicit-def)
11671
11672   assert(MI->getNumOperands() == 10 && "VAARG_64 should have 10 operands!");
11673   assert(X86::AddrNumOperands == 5 && "VAARG_64 assumes 5 address operands");
11674
11675   unsigned DestReg = MI->getOperand(0).getReg();
11676   MachineOperand &Base = MI->getOperand(1);
11677   MachineOperand &Scale = MI->getOperand(2);
11678   MachineOperand &Index = MI->getOperand(3);
11679   MachineOperand &Disp = MI->getOperand(4);
11680   MachineOperand &Segment = MI->getOperand(5);
11681   unsigned ArgSize = MI->getOperand(6).getImm();
11682   unsigned ArgMode = MI->getOperand(7).getImm();
11683   unsigned Align = MI->getOperand(8).getImm();
11684
11685   // Memory Reference
11686   assert(MI->hasOneMemOperand() && "Expected VAARG_64 to have one memoperand");
11687   MachineInstr::mmo_iterator MMOBegin = MI->memoperands_begin();
11688   MachineInstr::mmo_iterator MMOEnd = MI->memoperands_end();
11689
11690   // Machine Information
11691   const TargetInstrInfo *TII = getTargetMachine().getInstrInfo();
11692   MachineRegisterInfo &MRI = MBB->getParent()->getRegInfo();
11693   const TargetRegisterClass *AddrRegClass = getRegClassFor(MVT::i64);
11694   const TargetRegisterClass *OffsetRegClass = getRegClassFor(MVT::i32);
11695   DebugLoc DL = MI->getDebugLoc();
11696
11697   // struct va_list {
11698   //   i32   gp_offset
11699   //   i32   fp_offset
11700   //   i64   overflow_area (address)
11701   //   i64   reg_save_area (address)
11702   // }
11703   // sizeof(va_list) = 24
11704   // alignment(va_list) = 8
11705
11706   unsigned TotalNumIntRegs = 6;
11707   unsigned TotalNumXMMRegs = 8;
11708   bool UseGPOffset = (ArgMode == 1);
11709   bool UseFPOffset = (ArgMode == 2);
11710   unsigned MaxOffset = TotalNumIntRegs * 8 +
11711                        (UseFPOffset ? TotalNumXMMRegs * 16 : 0);
11712
11713   /* Align ArgSize to a multiple of 8 */
11714   unsigned ArgSizeA8 = (ArgSize + 7) & ~7;
11715   bool NeedsAlign = (Align > 8);
11716
11717   MachineBasicBlock *thisMBB = MBB;
11718   MachineBasicBlock *overflowMBB;
11719   MachineBasicBlock *offsetMBB;
11720   MachineBasicBlock *endMBB;
11721
11722   unsigned OffsetDestReg = 0;    // Argument address computed by offsetMBB
11723   unsigned OverflowDestReg = 0;  // Argument address computed by overflowMBB
11724   unsigned OffsetReg = 0;
11725
11726   if (!UseGPOffset && !UseFPOffset) {
11727     // If we only pull from the overflow region, we don't create a branch.
11728     // We don't need to alter control flow.
11729     OffsetDestReg = 0; // unused
11730     OverflowDestReg = DestReg;
11731
11732     offsetMBB = NULL;
11733     overflowMBB = thisMBB;
11734     endMBB = thisMBB;
11735   } else {
11736     // First emit code to check if gp_offset (or fp_offset) is below the bound.
11737     // If so, pull the argument from reg_save_area. (branch to offsetMBB)
11738     // If not, pull from overflow_area. (branch to overflowMBB)
11739     //
11740     //       thisMBB
11741     //         |     .
11742     //         |        .
11743     //     offsetMBB   overflowMBB
11744     //         |        .
11745     //         |     .
11746     //        endMBB
11747
11748     // Registers for the PHI in endMBB
11749     OffsetDestReg = MRI.createVirtualRegister(AddrRegClass);
11750     OverflowDestReg = MRI.createVirtualRegister(AddrRegClass);
11751
11752     const BasicBlock *LLVM_BB = MBB->getBasicBlock();
11753     MachineFunction *MF = MBB->getParent();
11754     overflowMBB = MF->CreateMachineBasicBlock(LLVM_BB);
11755     offsetMBB = MF->CreateMachineBasicBlock(LLVM_BB);
11756     endMBB = MF->CreateMachineBasicBlock(LLVM_BB);
11757
11758     MachineFunction::iterator MBBIter = MBB;
11759     ++MBBIter;
11760
11761     // Insert the new basic blocks
11762     MF->insert(MBBIter, offsetMBB);
11763     MF->insert(MBBIter, overflowMBB);
11764     MF->insert(MBBIter, endMBB);
11765
11766     // Transfer the remainder of MBB and its successor edges to endMBB.
11767     endMBB->splice(endMBB->begin(), thisMBB,
11768                     llvm::next(MachineBasicBlock::iterator(MI)),
11769                     thisMBB->end());
11770     endMBB->transferSuccessorsAndUpdatePHIs(thisMBB);
11771
11772     // Make offsetMBB and overflowMBB successors of thisMBB
11773     thisMBB->addSuccessor(offsetMBB);
11774     thisMBB->addSuccessor(overflowMBB);
11775
11776     // endMBB is a successor of both offsetMBB and overflowMBB
11777     offsetMBB->addSuccessor(endMBB);
11778     overflowMBB->addSuccessor(endMBB);
11779
11780     // Load the offset value into a register
11781     OffsetReg = MRI.createVirtualRegister(OffsetRegClass);
11782     BuildMI(thisMBB, DL, TII->get(X86::MOV32rm), OffsetReg)
11783       .addOperand(Base)
11784       .addOperand(Scale)
11785       .addOperand(Index)
11786       .addDisp(Disp, UseFPOffset ? 4 : 0)
11787       .addOperand(Segment)
11788       .setMemRefs(MMOBegin, MMOEnd);
11789
11790     // Check if there is enough room left to pull this argument.
11791     BuildMI(thisMBB, DL, TII->get(X86::CMP32ri))
11792       .addReg(OffsetReg)
11793       .addImm(MaxOffset + 8 - ArgSizeA8);
11794
11795     // Branch to "overflowMBB" if offset >= max
11796     // Fall through to "offsetMBB" otherwise
11797     BuildMI(thisMBB, DL, TII->get(X86::GetCondBranchFromCond(X86::COND_AE)))
11798       .addMBB(overflowMBB);
11799   }
11800
11801   // In offsetMBB, emit code to use the reg_save_area.
11802   if (offsetMBB) {
11803     assert(OffsetReg != 0);
11804
11805     // Read the reg_save_area address.
11806     unsigned RegSaveReg = MRI.createVirtualRegister(AddrRegClass);
11807     BuildMI(offsetMBB, DL, TII->get(X86::MOV64rm), RegSaveReg)
11808       .addOperand(Base)
11809       .addOperand(Scale)
11810       .addOperand(Index)
11811       .addDisp(Disp, 16)
11812       .addOperand(Segment)
11813       .setMemRefs(MMOBegin, MMOEnd);
11814
11815     // Zero-extend the offset
11816     unsigned OffsetReg64 = MRI.createVirtualRegister(AddrRegClass);
11817       BuildMI(offsetMBB, DL, TII->get(X86::SUBREG_TO_REG), OffsetReg64)
11818         .addImm(0)
11819         .addReg(OffsetReg)
11820         .addImm(X86::sub_32bit);
11821
11822     // Add the offset to the reg_save_area to get the final address.
11823     BuildMI(offsetMBB, DL, TII->get(X86::ADD64rr), OffsetDestReg)
11824       .addReg(OffsetReg64)
11825       .addReg(RegSaveReg);
11826
11827     // Compute the offset for the next argument
11828     unsigned NextOffsetReg = MRI.createVirtualRegister(OffsetRegClass);
11829     BuildMI(offsetMBB, DL, TII->get(X86::ADD32ri), NextOffsetReg)
11830       .addReg(OffsetReg)
11831       .addImm(UseFPOffset ? 16 : 8);
11832
11833     // Store it back into the va_list.
11834     BuildMI(offsetMBB, DL, TII->get(X86::MOV32mr))
11835       .addOperand(Base)
11836       .addOperand(Scale)
11837       .addOperand(Index)
11838       .addDisp(Disp, UseFPOffset ? 4 : 0)
11839       .addOperand(Segment)
11840       .addReg(NextOffsetReg)
11841       .setMemRefs(MMOBegin, MMOEnd);
11842
11843     // Jump to endMBB
11844     BuildMI(offsetMBB, DL, TII->get(X86::JMP_4))
11845       .addMBB(endMBB);
11846   }
11847
11848   //
11849   // Emit code to use overflow area
11850   //
11851
11852   // Load the overflow_area address into a register.
11853   unsigned OverflowAddrReg = MRI.createVirtualRegister(AddrRegClass);
11854   BuildMI(overflowMBB, DL, TII->get(X86::MOV64rm), OverflowAddrReg)
11855     .addOperand(Base)
11856     .addOperand(Scale)
11857     .addOperand(Index)
11858     .addDisp(Disp, 8)
11859     .addOperand(Segment)
11860     .setMemRefs(MMOBegin, MMOEnd);
11861
11862   // If we need to align it, do so. Otherwise, just copy the address
11863   // to OverflowDestReg.
11864   if (NeedsAlign) {
11865     // Align the overflow address
11866     assert((Align & (Align-1)) == 0 && "Alignment must be a power of 2");
11867     unsigned TmpReg = MRI.createVirtualRegister(AddrRegClass);
11868
11869     // aligned_addr = (addr + (align-1)) & ~(align-1)
11870     BuildMI(overflowMBB, DL, TII->get(X86::ADD64ri32), TmpReg)
11871       .addReg(OverflowAddrReg)
11872       .addImm(Align-1);
11873
11874     BuildMI(overflowMBB, DL, TII->get(X86::AND64ri32), OverflowDestReg)
11875       .addReg(TmpReg)
11876       .addImm(~(uint64_t)(Align-1));
11877   } else {
11878     BuildMI(overflowMBB, DL, TII->get(TargetOpcode::COPY), OverflowDestReg)
11879       .addReg(OverflowAddrReg);
11880   }
11881
11882   // Compute the next overflow address after this argument.
11883   // (the overflow address should be kept 8-byte aligned)
11884   unsigned NextAddrReg = MRI.createVirtualRegister(AddrRegClass);
11885   BuildMI(overflowMBB, DL, TII->get(X86::ADD64ri32), NextAddrReg)
11886     .addReg(OverflowDestReg)
11887     .addImm(ArgSizeA8);
11888
11889   // Store the new overflow address.
11890   BuildMI(overflowMBB, DL, TII->get(X86::MOV64mr))
11891     .addOperand(Base)
11892     .addOperand(Scale)
11893     .addOperand(Index)
11894     .addDisp(Disp, 8)
11895     .addOperand(Segment)
11896     .addReg(NextAddrReg)
11897     .setMemRefs(MMOBegin, MMOEnd);
11898
11899   // If we branched, emit the PHI to the front of endMBB.
11900   if (offsetMBB) {
11901     BuildMI(*endMBB, endMBB->begin(), DL,
11902             TII->get(X86::PHI), DestReg)
11903       .addReg(OffsetDestReg).addMBB(offsetMBB)
11904       .addReg(OverflowDestReg).addMBB(overflowMBB);
11905   }
11906
11907   // Erase the pseudo instruction
11908   MI->eraseFromParent();
11909
11910   return endMBB;
11911 }
11912
11913 MachineBasicBlock *
11914 X86TargetLowering::EmitVAStartSaveXMMRegsWithCustomInserter(
11915                                                  MachineInstr *MI,
11916                                                  MachineBasicBlock *MBB) const {
11917   // Emit code to save XMM registers to the stack. The ABI says that the
11918   // number of registers to save is given in %al, so it's theoretically
11919   // possible to do an indirect jump trick to avoid saving all of them,
11920   // however this code takes a simpler approach and just executes all
11921   // of the stores if %al is non-zero. It's less code, and it's probably
11922   // easier on the hardware branch predictor, and stores aren't all that
11923   // expensive anyway.
11924
11925   // Create the new basic blocks. One block contains all the XMM stores,
11926   // and one block is the final destination regardless of whether any
11927   // stores were performed.
11928   const BasicBlock *LLVM_BB = MBB->getBasicBlock();
11929   MachineFunction *F = MBB->getParent();
11930   MachineFunction::iterator MBBIter = MBB;
11931   ++MBBIter;
11932   MachineBasicBlock *XMMSaveMBB = F->CreateMachineBasicBlock(LLVM_BB);
11933   MachineBasicBlock *EndMBB = F->CreateMachineBasicBlock(LLVM_BB);
11934   F->insert(MBBIter, XMMSaveMBB);
11935   F->insert(MBBIter, EndMBB);
11936
11937   // Transfer the remainder of MBB and its successor edges to EndMBB.
11938   EndMBB->splice(EndMBB->begin(), MBB,
11939                  llvm::next(MachineBasicBlock::iterator(MI)),
11940                  MBB->end());
11941   EndMBB->transferSuccessorsAndUpdatePHIs(MBB);
11942
11943   // The original block will now fall through to the XMM save block.
11944   MBB->addSuccessor(XMMSaveMBB);
11945   // The XMMSaveMBB will fall through to the end block.
11946   XMMSaveMBB->addSuccessor(EndMBB);
11947
11948   // Now add the instructions.
11949   const TargetInstrInfo *TII = getTargetMachine().getInstrInfo();
11950   DebugLoc DL = MI->getDebugLoc();
11951
11952   unsigned CountReg = MI->getOperand(0).getReg();
11953   int64_t RegSaveFrameIndex = MI->getOperand(1).getImm();
11954   int64_t VarArgsFPOffset = MI->getOperand(2).getImm();
11955
11956   if (!Subtarget->isTargetWin64()) {
11957     // If %al is 0, branch around the XMM save block.
11958     BuildMI(MBB, DL, TII->get(X86::TEST8rr)).addReg(CountReg).addReg(CountReg);
11959     BuildMI(MBB, DL, TII->get(X86::JE_4)).addMBB(EndMBB);
11960     MBB->addSuccessor(EndMBB);
11961   }
11962
11963   unsigned MOVOpc = Subtarget->hasAVX() ? X86::VMOVAPSmr : X86::MOVAPSmr;
11964   // In the XMM save block, save all the XMM argument registers.
11965   for (int i = 3, e = MI->getNumOperands(); i != e; ++i) {
11966     int64_t Offset = (i - 3) * 16 + VarArgsFPOffset;
11967     MachineMemOperand *MMO =
11968       F->getMachineMemOperand(
11969           MachinePointerInfo::getFixedStack(RegSaveFrameIndex, Offset),
11970         MachineMemOperand::MOStore,
11971         /*Size=*/16, /*Align=*/16);
11972     BuildMI(XMMSaveMBB, DL, TII->get(MOVOpc))
11973       .addFrameIndex(RegSaveFrameIndex)
11974       .addImm(/*Scale=*/1)
11975       .addReg(/*IndexReg=*/0)
11976       .addImm(/*Disp=*/Offset)
11977       .addReg(/*Segment=*/0)
11978       .addReg(MI->getOperand(i).getReg())
11979       .addMemOperand(MMO);
11980   }
11981
11982   MI->eraseFromParent();   // The pseudo instruction is gone now.
11983
11984   return EndMBB;
11985 }
11986
11987 // The EFLAGS operand of SelectItr might be missing a kill marker
11988 // because there were multiple uses of EFLAGS, and ISel didn't know
11989 // which to mark. Figure out whether SelectItr should have had a
11990 // kill marker, and set it if it should. Returns the correct kill
11991 // marker value.
11992 static bool checkAndUpdateEFLAGSKill(MachineBasicBlock::iterator SelectItr,
11993                                      MachineBasicBlock* BB,
11994                                      const TargetRegisterInfo* TRI) {
11995   // Scan forward through BB for a use/def of EFLAGS.
11996   MachineBasicBlock::iterator miI(llvm::next(SelectItr));
11997   for (MachineBasicBlock::iterator miE = BB->end(); miI != miE; ++miI) {
11998     const MachineInstr& mi = *miI;
11999     if (mi.readsRegister(X86::EFLAGS))
12000       return false;
12001     if (mi.definesRegister(X86::EFLAGS))
12002       break; // Should have kill-flag - update below.
12003   }
12004
12005   // If we hit the end of the block, check whether EFLAGS is live into a
12006   // successor.
12007   if (miI == BB->end()) {
12008     for (MachineBasicBlock::succ_iterator sItr = BB->succ_begin(),
12009                                           sEnd = BB->succ_end();
12010          sItr != sEnd; ++sItr) {
12011       MachineBasicBlock* succ = *sItr;
12012       if (succ->isLiveIn(X86::EFLAGS))
12013         return false;
12014     }
12015   }
12016
12017   // We found a def, or hit the end of the basic block and EFLAGS wasn't live
12018   // out. SelectMI should have a kill flag on EFLAGS.
12019   SelectItr->addRegisterKilled(X86::EFLAGS, TRI);
12020   return true;
12021 }
12022
12023 MachineBasicBlock *
12024 X86TargetLowering::EmitLoweredSelect(MachineInstr *MI,
12025                                      MachineBasicBlock *BB) const {
12026   const TargetInstrInfo *TII = getTargetMachine().getInstrInfo();
12027   DebugLoc DL = MI->getDebugLoc();
12028
12029   // To "insert" a SELECT_CC instruction, we actually have to insert the
12030   // diamond control-flow pattern.  The incoming instruction knows the
12031   // destination vreg to set, the condition code register to branch on, the
12032   // true/false values to select between, and a branch opcode to use.
12033   const BasicBlock *LLVM_BB = BB->getBasicBlock();
12034   MachineFunction::iterator It = BB;
12035   ++It;
12036
12037   //  thisMBB:
12038   //  ...
12039   //   TrueVal = ...
12040   //   cmpTY ccX, r1, r2
12041   //   bCC copy1MBB
12042   //   fallthrough --> copy0MBB
12043   MachineBasicBlock *thisMBB = BB;
12044   MachineFunction *F = BB->getParent();
12045   MachineBasicBlock *copy0MBB = F->CreateMachineBasicBlock(LLVM_BB);
12046   MachineBasicBlock *sinkMBB = F->CreateMachineBasicBlock(LLVM_BB);
12047   F->insert(It, copy0MBB);
12048   F->insert(It, sinkMBB);
12049
12050   // If the EFLAGS register isn't dead in the terminator, then claim that it's
12051   // live into the sink and copy blocks.
12052   const TargetRegisterInfo* TRI = getTargetMachine().getRegisterInfo();
12053   if (!MI->killsRegister(X86::EFLAGS) &&
12054       !checkAndUpdateEFLAGSKill(MI, BB, TRI)) {
12055     copy0MBB->addLiveIn(X86::EFLAGS);
12056     sinkMBB->addLiveIn(X86::EFLAGS);
12057   }
12058
12059   // Transfer the remainder of BB and its successor edges to sinkMBB.
12060   sinkMBB->splice(sinkMBB->begin(), BB,
12061                   llvm::next(MachineBasicBlock::iterator(MI)),
12062                   BB->end());
12063   sinkMBB->transferSuccessorsAndUpdatePHIs(BB);
12064
12065   // Add the true and fallthrough blocks as its successors.
12066   BB->addSuccessor(copy0MBB);
12067   BB->addSuccessor(sinkMBB);
12068
12069   // Create the conditional branch instruction.
12070   unsigned Opc =
12071     X86::GetCondBranchFromCond((X86::CondCode)MI->getOperand(3).getImm());
12072   BuildMI(BB, DL, TII->get(Opc)).addMBB(sinkMBB);
12073
12074   //  copy0MBB:
12075   //   %FalseValue = ...
12076   //   # fallthrough to sinkMBB
12077   copy0MBB->addSuccessor(sinkMBB);
12078
12079   //  sinkMBB:
12080   //   %Result = phi [ %FalseValue, copy0MBB ], [ %TrueValue, thisMBB ]
12081   //  ...
12082   BuildMI(*sinkMBB, sinkMBB->begin(), DL,
12083           TII->get(X86::PHI), MI->getOperand(0).getReg())
12084     .addReg(MI->getOperand(1).getReg()).addMBB(copy0MBB)
12085     .addReg(MI->getOperand(2).getReg()).addMBB(thisMBB);
12086
12087   MI->eraseFromParent();   // The pseudo instruction is gone now.
12088   return sinkMBB;
12089 }
12090
12091 MachineBasicBlock *
12092 X86TargetLowering::EmitLoweredSegAlloca(MachineInstr *MI, MachineBasicBlock *BB,
12093                                         bool Is64Bit) const {
12094   const TargetInstrInfo *TII = getTargetMachine().getInstrInfo();
12095   DebugLoc DL = MI->getDebugLoc();
12096   MachineFunction *MF = BB->getParent();
12097   const BasicBlock *LLVM_BB = BB->getBasicBlock();
12098
12099   assert(getTargetMachine().Options.EnableSegmentedStacks);
12100
12101   unsigned TlsReg = Is64Bit ? X86::FS : X86::GS;
12102   unsigned TlsOffset = Is64Bit ? 0x70 : 0x30;
12103
12104   // BB:
12105   //  ... [Till the alloca]
12106   // If stacklet is not large enough, jump to mallocMBB
12107   //
12108   // bumpMBB:
12109   //  Allocate by subtracting from RSP
12110   //  Jump to continueMBB
12111   //
12112   // mallocMBB:
12113   //  Allocate by call to runtime
12114   //
12115   // continueMBB:
12116   //  ...
12117   //  [rest of original BB]
12118   //
12119
12120   MachineBasicBlock *mallocMBB = MF->CreateMachineBasicBlock(LLVM_BB);
12121   MachineBasicBlock *bumpMBB = MF->CreateMachineBasicBlock(LLVM_BB);
12122   MachineBasicBlock *continueMBB = MF->CreateMachineBasicBlock(LLVM_BB);
12123
12124   MachineRegisterInfo &MRI = MF->getRegInfo();
12125   const TargetRegisterClass *AddrRegClass =
12126     getRegClassFor(Is64Bit ? MVT::i64:MVT::i32);
12127
12128   unsigned mallocPtrVReg = MRI.createVirtualRegister(AddrRegClass),
12129     bumpSPPtrVReg = MRI.createVirtualRegister(AddrRegClass),
12130     tmpSPVReg = MRI.createVirtualRegister(AddrRegClass),
12131     SPLimitVReg = MRI.createVirtualRegister(AddrRegClass),
12132     sizeVReg = MI->getOperand(1).getReg(),
12133     physSPReg = Is64Bit ? X86::RSP : X86::ESP;
12134
12135   MachineFunction::iterator MBBIter = BB;
12136   ++MBBIter;
12137
12138   MF->insert(MBBIter, bumpMBB);
12139   MF->insert(MBBIter, mallocMBB);
12140   MF->insert(MBBIter, continueMBB);
12141
12142   continueMBB->splice(continueMBB->begin(), BB, llvm::next
12143                       (MachineBasicBlock::iterator(MI)), BB->end());
12144   continueMBB->transferSuccessorsAndUpdatePHIs(BB);
12145
12146   // Add code to the main basic block to check if the stack limit has been hit,
12147   // and if so, jump to mallocMBB otherwise to bumpMBB.
12148   BuildMI(BB, DL, TII->get(TargetOpcode::COPY), tmpSPVReg).addReg(physSPReg);
12149   BuildMI(BB, DL, TII->get(Is64Bit ? X86::SUB64rr:X86::SUB32rr), SPLimitVReg)
12150     .addReg(tmpSPVReg).addReg(sizeVReg);
12151   BuildMI(BB, DL, TII->get(Is64Bit ? X86::CMP64mr:X86::CMP32mr))
12152     .addReg(0).addImm(1).addReg(0).addImm(TlsOffset).addReg(TlsReg)
12153     .addReg(SPLimitVReg);
12154   BuildMI(BB, DL, TII->get(X86::JG_4)).addMBB(mallocMBB);
12155
12156   // bumpMBB simply decreases the stack pointer, since we know the current
12157   // stacklet has enough space.
12158   BuildMI(bumpMBB, DL, TII->get(TargetOpcode::COPY), physSPReg)
12159     .addReg(SPLimitVReg);
12160   BuildMI(bumpMBB, DL, TII->get(TargetOpcode::COPY), bumpSPPtrVReg)
12161     .addReg(SPLimitVReg);
12162   BuildMI(bumpMBB, DL, TII->get(X86::JMP_4)).addMBB(continueMBB);
12163
12164   // Calls into a routine in libgcc to allocate more space from the heap.
12165   if (Is64Bit) {
12166     BuildMI(mallocMBB, DL, TII->get(X86::MOV64rr), X86::RDI)
12167       .addReg(sizeVReg);
12168     BuildMI(mallocMBB, DL, TII->get(X86::CALL64pcrel32))
12169     .addExternalSymbol("__morestack_allocate_stack_space").addReg(X86::RDI);
12170   } else {
12171     BuildMI(mallocMBB, DL, TII->get(X86::SUB32ri), physSPReg).addReg(physSPReg)
12172       .addImm(12);
12173     BuildMI(mallocMBB, DL, TII->get(X86::PUSH32r)).addReg(sizeVReg);
12174     BuildMI(mallocMBB, DL, TII->get(X86::CALLpcrel32))
12175       .addExternalSymbol("__morestack_allocate_stack_space");
12176   }
12177
12178   if (!Is64Bit)
12179     BuildMI(mallocMBB, DL, TII->get(X86::ADD32ri), physSPReg).addReg(physSPReg)
12180       .addImm(16);
12181
12182   BuildMI(mallocMBB, DL, TII->get(TargetOpcode::COPY), mallocPtrVReg)
12183     .addReg(Is64Bit ? X86::RAX : X86::EAX);
12184   BuildMI(mallocMBB, DL, TII->get(X86::JMP_4)).addMBB(continueMBB);
12185
12186   // Set up the CFG correctly.
12187   BB->addSuccessor(bumpMBB);
12188   BB->addSuccessor(mallocMBB);
12189   mallocMBB->addSuccessor(continueMBB);
12190   bumpMBB->addSuccessor(continueMBB);
12191
12192   // Take care of the PHI nodes.
12193   BuildMI(*continueMBB, continueMBB->begin(), DL, TII->get(X86::PHI),
12194           MI->getOperand(0).getReg())
12195     .addReg(mallocPtrVReg).addMBB(mallocMBB)
12196     .addReg(bumpSPPtrVReg).addMBB(bumpMBB);
12197
12198   // Delete the original pseudo instruction.
12199   MI->eraseFromParent();
12200
12201   // And we're done.
12202   return continueMBB;
12203 }
12204
12205 MachineBasicBlock *
12206 X86TargetLowering::EmitLoweredWinAlloca(MachineInstr *MI,
12207                                           MachineBasicBlock *BB) const {
12208   const TargetInstrInfo *TII = getTargetMachine().getInstrInfo();
12209   DebugLoc DL = MI->getDebugLoc();
12210
12211   assert(!Subtarget->isTargetEnvMacho());
12212
12213   // The lowering is pretty easy: we're just emitting the call to _alloca.  The
12214   // non-trivial part is impdef of ESP.
12215
12216   if (Subtarget->isTargetWin64()) {
12217     if (Subtarget->isTargetCygMing()) {
12218       // ___chkstk(Mingw64):
12219       // Clobbers R10, R11, RAX and EFLAGS.
12220       // Updates RSP.
12221       BuildMI(*BB, MI, DL, TII->get(X86::W64ALLOCA))
12222         .addExternalSymbol("___chkstk")
12223         .addReg(X86::RAX, RegState::Implicit)
12224         .addReg(X86::RSP, RegState::Implicit)
12225         .addReg(X86::RAX, RegState::Define | RegState::Implicit)
12226         .addReg(X86::RSP, RegState::Define | RegState::Implicit)
12227         .addReg(X86::EFLAGS, RegState::Define | RegState::Implicit);
12228     } else {
12229       // __chkstk(MSVCRT): does not update stack pointer.
12230       // Clobbers R10, R11 and EFLAGS.
12231       // FIXME: RAX(allocated size) might be reused and not killed.
12232       BuildMI(*BB, MI, DL, TII->get(X86::W64ALLOCA))
12233         .addExternalSymbol("__chkstk")
12234         .addReg(X86::RAX, RegState::Implicit)
12235         .addReg(X86::EFLAGS, RegState::Define | RegState::Implicit);
12236       // RAX has the offset to subtracted from RSP.
12237       BuildMI(*BB, MI, DL, TII->get(X86::SUB64rr), X86::RSP)
12238         .addReg(X86::RSP)
12239         .addReg(X86::RAX);
12240     }
12241   } else {
12242     const char *StackProbeSymbol =
12243       Subtarget->isTargetWindows() ? "_chkstk" : "_alloca";
12244
12245     BuildMI(*BB, MI, DL, TII->get(X86::CALLpcrel32))
12246       .addExternalSymbol(StackProbeSymbol)
12247       .addReg(X86::EAX, RegState::Implicit)
12248       .addReg(X86::ESP, RegState::Implicit)
12249       .addReg(X86::EAX, RegState::Define | RegState::Implicit)
12250       .addReg(X86::ESP, RegState::Define | RegState::Implicit)
12251       .addReg(X86::EFLAGS, RegState::Define | RegState::Implicit);
12252   }
12253
12254   MI->eraseFromParent();   // The pseudo instruction is gone now.
12255   return BB;
12256 }
12257
12258 MachineBasicBlock *
12259 X86TargetLowering::EmitLoweredTLSCall(MachineInstr *MI,
12260                                       MachineBasicBlock *BB) const {
12261   // This is pretty easy.  We're taking the value that we received from
12262   // our load from the relocation, sticking it in either RDI (x86-64)
12263   // or EAX and doing an indirect call.  The return value will then
12264   // be in the normal return register.
12265   const X86InstrInfo *TII
12266     = static_cast<const X86InstrInfo*>(getTargetMachine().getInstrInfo());
12267   DebugLoc DL = MI->getDebugLoc();
12268   MachineFunction *F = BB->getParent();
12269
12270   assert(Subtarget->isTargetDarwin() && "Darwin only instr emitted?");
12271   assert(MI->getOperand(3).isGlobal() && "This should be a global");
12272
12273   if (Subtarget->is64Bit()) {
12274     MachineInstrBuilder MIB = BuildMI(*BB, MI, DL,
12275                                       TII->get(X86::MOV64rm), X86::RDI)
12276     .addReg(X86::RIP)
12277     .addImm(0).addReg(0)
12278     .addGlobalAddress(MI->getOperand(3).getGlobal(), 0,
12279                       MI->getOperand(3).getTargetFlags())
12280     .addReg(0);
12281     MIB = BuildMI(*BB, MI, DL, TII->get(X86::CALL64m));
12282     addDirectMem(MIB, X86::RDI);
12283   } else if (getTargetMachine().getRelocationModel() != Reloc::PIC_) {
12284     MachineInstrBuilder MIB = BuildMI(*BB, MI, DL,
12285                                       TII->get(X86::MOV32rm), X86::EAX)
12286     .addReg(0)
12287     .addImm(0).addReg(0)
12288     .addGlobalAddress(MI->getOperand(3).getGlobal(), 0,
12289                       MI->getOperand(3).getTargetFlags())
12290     .addReg(0);
12291     MIB = BuildMI(*BB, MI, DL, TII->get(X86::CALL32m));
12292     addDirectMem(MIB, X86::EAX);
12293   } else {
12294     MachineInstrBuilder MIB = BuildMI(*BB, MI, DL,
12295                                       TII->get(X86::MOV32rm), X86::EAX)
12296     .addReg(TII->getGlobalBaseReg(F))
12297     .addImm(0).addReg(0)
12298     .addGlobalAddress(MI->getOperand(3).getGlobal(), 0,
12299                       MI->getOperand(3).getTargetFlags())
12300     .addReg(0);
12301     MIB = BuildMI(*BB, MI, DL, TII->get(X86::CALL32m));
12302     addDirectMem(MIB, X86::EAX);
12303   }
12304
12305   MI->eraseFromParent(); // The pseudo instruction is gone now.
12306   return BB;
12307 }
12308
12309 MachineBasicBlock *
12310 X86TargetLowering::EmitInstrWithCustomInserter(MachineInstr *MI,
12311                                                MachineBasicBlock *BB) const {
12312   switch (MI->getOpcode()) {
12313   default: llvm_unreachable("Unexpected instr type to insert");
12314   case X86::TAILJMPd64:
12315   case X86::TAILJMPr64:
12316   case X86::TAILJMPm64:
12317     llvm_unreachable("TAILJMP64 would not be touched here.");
12318   case X86::TCRETURNdi64:
12319   case X86::TCRETURNri64:
12320   case X86::TCRETURNmi64:
12321     // Defs of TCRETURNxx64 has Win64's callee-saved registers, as subset.
12322     // On AMD64, additional defs should be added before register allocation.
12323     if (!Subtarget->isTargetWin64()) {
12324       MI->addRegisterDefined(X86::RSI);
12325       MI->addRegisterDefined(X86::RDI);
12326       MI->addRegisterDefined(X86::XMM6);
12327       MI->addRegisterDefined(X86::XMM7);
12328       MI->addRegisterDefined(X86::XMM8);
12329       MI->addRegisterDefined(X86::XMM9);
12330       MI->addRegisterDefined(X86::XMM10);
12331       MI->addRegisterDefined(X86::XMM11);
12332       MI->addRegisterDefined(X86::XMM12);
12333       MI->addRegisterDefined(X86::XMM13);
12334       MI->addRegisterDefined(X86::XMM14);
12335       MI->addRegisterDefined(X86::XMM15);
12336     }
12337     return BB;
12338   case X86::WIN_ALLOCA:
12339     return EmitLoweredWinAlloca(MI, BB);
12340   case X86::SEG_ALLOCA_32:
12341     return EmitLoweredSegAlloca(MI, BB, false);
12342   case X86::SEG_ALLOCA_64:
12343     return EmitLoweredSegAlloca(MI, BB, true);
12344   case X86::TLSCall_32:
12345   case X86::TLSCall_64:
12346     return EmitLoweredTLSCall(MI, BB);
12347   case X86::CMOV_GR8:
12348   case X86::CMOV_FR32:
12349   case X86::CMOV_FR64:
12350   case X86::CMOV_V4F32:
12351   case X86::CMOV_V2F64:
12352   case X86::CMOV_V2I64:
12353   case X86::CMOV_V8F32:
12354   case X86::CMOV_V4F64:
12355   case X86::CMOV_V4I64:
12356   case X86::CMOV_GR16:
12357   case X86::CMOV_GR32:
12358   case X86::CMOV_RFP32:
12359   case X86::CMOV_RFP64:
12360   case X86::CMOV_RFP80:
12361     return EmitLoweredSelect(MI, BB);
12362
12363   case X86::FP32_TO_INT16_IN_MEM:
12364   case X86::FP32_TO_INT32_IN_MEM:
12365   case X86::FP32_TO_INT64_IN_MEM:
12366   case X86::FP64_TO_INT16_IN_MEM:
12367   case X86::FP64_TO_INT32_IN_MEM:
12368   case X86::FP64_TO_INT64_IN_MEM:
12369   case X86::FP80_TO_INT16_IN_MEM:
12370   case X86::FP80_TO_INT32_IN_MEM:
12371   case X86::FP80_TO_INT64_IN_MEM: {
12372     const TargetInstrInfo *TII = getTargetMachine().getInstrInfo();
12373     DebugLoc DL = MI->getDebugLoc();
12374
12375     // Change the floating point control register to use "round towards zero"
12376     // mode when truncating to an integer value.
12377     MachineFunction *F = BB->getParent();
12378     int CWFrameIdx = F->getFrameInfo()->CreateStackObject(2, 2, false);
12379     addFrameReference(BuildMI(*BB, MI, DL,
12380                               TII->get(X86::FNSTCW16m)), CWFrameIdx);
12381
12382     // Load the old value of the high byte of the control word...
12383     unsigned OldCW =
12384       F->getRegInfo().createVirtualRegister(X86::GR16RegisterClass);
12385     addFrameReference(BuildMI(*BB, MI, DL, TII->get(X86::MOV16rm), OldCW),
12386                       CWFrameIdx);
12387
12388     // Set the high part to be round to zero...
12389     addFrameReference(BuildMI(*BB, MI, DL, TII->get(X86::MOV16mi)), CWFrameIdx)
12390       .addImm(0xC7F);
12391
12392     // Reload the modified control word now...
12393     addFrameReference(BuildMI(*BB, MI, DL,
12394                               TII->get(X86::FLDCW16m)), CWFrameIdx);
12395
12396     // Restore the memory image of control word to original value
12397     addFrameReference(BuildMI(*BB, MI, DL, TII->get(X86::MOV16mr)), CWFrameIdx)
12398       .addReg(OldCW);
12399
12400     // Get the X86 opcode to use.
12401     unsigned Opc;
12402     switch (MI->getOpcode()) {
12403     default: llvm_unreachable("illegal opcode!");
12404     case X86::FP32_TO_INT16_IN_MEM: Opc = X86::IST_Fp16m32; break;
12405     case X86::FP32_TO_INT32_IN_MEM: Opc = X86::IST_Fp32m32; break;
12406     case X86::FP32_TO_INT64_IN_MEM: Opc = X86::IST_Fp64m32; break;
12407     case X86::FP64_TO_INT16_IN_MEM: Opc = X86::IST_Fp16m64; break;
12408     case X86::FP64_TO_INT32_IN_MEM: Opc = X86::IST_Fp32m64; break;
12409     case X86::FP64_TO_INT64_IN_MEM: Opc = X86::IST_Fp64m64; break;
12410     case X86::FP80_TO_INT16_IN_MEM: Opc = X86::IST_Fp16m80; break;
12411     case X86::FP80_TO_INT32_IN_MEM: Opc = X86::IST_Fp32m80; break;
12412     case X86::FP80_TO_INT64_IN_MEM: Opc = X86::IST_Fp64m80; break;
12413     }
12414
12415     X86AddressMode AM;
12416     MachineOperand &Op = MI->getOperand(0);
12417     if (Op.isReg()) {
12418       AM.BaseType = X86AddressMode::RegBase;
12419       AM.Base.Reg = Op.getReg();
12420     } else {
12421       AM.BaseType = X86AddressMode::FrameIndexBase;
12422       AM.Base.FrameIndex = Op.getIndex();
12423     }
12424     Op = MI->getOperand(1);
12425     if (Op.isImm())
12426       AM.Scale = Op.getImm();
12427     Op = MI->getOperand(2);
12428     if (Op.isImm())
12429       AM.IndexReg = Op.getImm();
12430     Op = MI->getOperand(3);
12431     if (Op.isGlobal()) {
12432       AM.GV = Op.getGlobal();
12433     } else {
12434       AM.Disp = Op.getImm();
12435     }
12436     addFullAddress(BuildMI(*BB, MI, DL, TII->get(Opc)), AM)
12437                       .addReg(MI->getOperand(X86::AddrNumOperands).getReg());
12438
12439     // Reload the original control word now.
12440     addFrameReference(BuildMI(*BB, MI, DL,
12441                               TII->get(X86::FLDCW16m)), CWFrameIdx);
12442
12443     MI->eraseFromParent();   // The pseudo instruction is gone now.
12444     return BB;
12445   }
12446     // String/text processing lowering.
12447   case X86::PCMPISTRM128REG:
12448   case X86::VPCMPISTRM128REG:
12449     return EmitPCMP(MI, BB, 3, false /* in-mem */);
12450   case X86::PCMPISTRM128MEM:
12451   case X86::VPCMPISTRM128MEM:
12452     return EmitPCMP(MI, BB, 3, true /* in-mem */);
12453   case X86::PCMPESTRM128REG:
12454   case X86::VPCMPESTRM128REG:
12455     return EmitPCMP(MI, BB, 5, false /* in mem */);
12456   case X86::PCMPESTRM128MEM:
12457   case X86::VPCMPESTRM128MEM:
12458     return EmitPCMP(MI, BB, 5, true /* in mem */);
12459
12460     // Thread synchronization.
12461   case X86::MONITOR:
12462     return EmitMonitor(MI, BB);
12463   case X86::MWAIT:
12464     return EmitMwait(MI, BB);
12465
12466     // Atomic Lowering.
12467   case X86::ATOMAND32:
12468     return EmitAtomicBitwiseWithCustomInserter(MI, BB, X86::AND32rr,
12469                                                X86::AND32ri, X86::MOV32rm,
12470                                                X86::LCMPXCHG32,
12471                                                X86::NOT32r, X86::EAX,
12472                                                X86::GR32RegisterClass);
12473   case X86::ATOMOR32:
12474     return EmitAtomicBitwiseWithCustomInserter(MI, BB, X86::OR32rr,
12475                                                X86::OR32ri, X86::MOV32rm,
12476                                                X86::LCMPXCHG32,
12477                                                X86::NOT32r, X86::EAX,
12478                                                X86::GR32RegisterClass);
12479   case X86::ATOMXOR32:
12480     return EmitAtomicBitwiseWithCustomInserter(MI, BB, X86::XOR32rr,
12481                                                X86::XOR32ri, X86::MOV32rm,
12482                                                X86::LCMPXCHG32,
12483                                                X86::NOT32r, X86::EAX,
12484                                                X86::GR32RegisterClass);
12485   case X86::ATOMNAND32:
12486     return EmitAtomicBitwiseWithCustomInserter(MI, BB, X86::AND32rr,
12487                                                X86::AND32ri, X86::MOV32rm,
12488                                                X86::LCMPXCHG32,
12489                                                X86::NOT32r, X86::EAX,
12490                                                X86::GR32RegisterClass, true);
12491   case X86::ATOMMIN32:
12492     return EmitAtomicMinMaxWithCustomInserter(MI, BB, X86::CMOVL32rr);
12493   case X86::ATOMMAX32:
12494     return EmitAtomicMinMaxWithCustomInserter(MI, BB, X86::CMOVG32rr);
12495   case X86::ATOMUMIN32:
12496     return EmitAtomicMinMaxWithCustomInserter(MI, BB, X86::CMOVB32rr);
12497   case X86::ATOMUMAX32:
12498     return EmitAtomicMinMaxWithCustomInserter(MI, BB, X86::CMOVA32rr);
12499
12500   case X86::ATOMAND16:
12501     return EmitAtomicBitwiseWithCustomInserter(MI, BB, X86::AND16rr,
12502                                                X86::AND16ri, X86::MOV16rm,
12503                                                X86::LCMPXCHG16,
12504                                                X86::NOT16r, X86::AX,
12505                                                X86::GR16RegisterClass);
12506   case X86::ATOMOR16:
12507     return EmitAtomicBitwiseWithCustomInserter(MI, BB, X86::OR16rr,
12508                                                X86::OR16ri, X86::MOV16rm,
12509                                                X86::LCMPXCHG16,
12510                                                X86::NOT16r, X86::AX,
12511                                                X86::GR16RegisterClass);
12512   case X86::ATOMXOR16:
12513     return EmitAtomicBitwiseWithCustomInserter(MI, BB, X86::XOR16rr,
12514                                                X86::XOR16ri, X86::MOV16rm,
12515                                                X86::LCMPXCHG16,
12516                                                X86::NOT16r, X86::AX,
12517                                                X86::GR16RegisterClass);
12518   case X86::ATOMNAND16:
12519     return EmitAtomicBitwiseWithCustomInserter(MI, BB, X86::AND16rr,
12520                                                X86::AND16ri, X86::MOV16rm,
12521                                                X86::LCMPXCHG16,
12522                                                X86::NOT16r, X86::AX,
12523                                                X86::GR16RegisterClass, true);
12524   case X86::ATOMMIN16:
12525     return EmitAtomicMinMaxWithCustomInserter(MI, BB, X86::CMOVL16rr);
12526   case X86::ATOMMAX16:
12527     return EmitAtomicMinMaxWithCustomInserter(MI, BB, X86::CMOVG16rr);
12528   case X86::ATOMUMIN16:
12529     return EmitAtomicMinMaxWithCustomInserter(MI, BB, X86::CMOVB16rr);
12530   case X86::ATOMUMAX16:
12531     return EmitAtomicMinMaxWithCustomInserter(MI, BB, X86::CMOVA16rr);
12532
12533   case X86::ATOMAND8:
12534     return EmitAtomicBitwiseWithCustomInserter(MI, BB, X86::AND8rr,
12535                                                X86::AND8ri, X86::MOV8rm,
12536                                                X86::LCMPXCHG8,
12537                                                X86::NOT8r, X86::AL,
12538                                                X86::GR8RegisterClass);
12539   case X86::ATOMOR8:
12540     return EmitAtomicBitwiseWithCustomInserter(MI, BB, X86::OR8rr,
12541                                                X86::OR8ri, X86::MOV8rm,
12542                                                X86::LCMPXCHG8,
12543                                                X86::NOT8r, X86::AL,
12544                                                X86::GR8RegisterClass);
12545   case X86::ATOMXOR8:
12546     return EmitAtomicBitwiseWithCustomInserter(MI, BB, X86::XOR8rr,
12547                                                X86::XOR8ri, X86::MOV8rm,
12548                                                X86::LCMPXCHG8,
12549                                                X86::NOT8r, X86::AL,
12550                                                X86::GR8RegisterClass);
12551   case X86::ATOMNAND8:
12552     return EmitAtomicBitwiseWithCustomInserter(MI, BB, X86::AND8rr,
12553                                                X86::AND8ri, X86::MOV8rm,
12554                                                X86::LCMPXCHG8,
12555                                                X86::NOT8r, X86::AL,
12556                                                X86::GR8RegisterClass, true);
12557   // FIXME: There are no CMOV8 instructions; MIN/MAX need some other way.
12558   // This group is for 64-bit host.
12559   case X86::ATOMAND64:
12560     return EmitAtomicBitwiseWithCustomInserter(MI, BB, X86::AND64rr,
12561                                                X86::AND64ri32, X86::MOV64rm,
12562                                                X86::LCMPXCHG64,
12563                                                X86::NOT64r, X86::RAX,
12564                                                X86::GR64RegisterClass);
12565   case X86::ATOMOR64:
12566     return EmitAtomicBitwiseWithCustomInserter(MI, BB, X86::OR64rr,
12567                                                X86::OR64ri32, X86::MOV64rm,
12568                                                X86::LCMPXCHG64,
12569                                                X86::NOT64r, X86::RAX,
12570                                                X86::GR64RegisterClass);
12571   case X86::ATOMXOR64:
12572     return EmitAtomicBitwiseWithCustomInserter(MI, BB, X86::XOR64rr,
12573                                                X86::XOR64ri32, X86::MOV64rm,
12574                                                X86::LCMPXCHG64,
12575                                                X86::NOT64r, X86::RAX,
12576                                                X86::GR64RegisterClass);
12577   case X86::ATOMNAND64:
12578     return EmitAtomicBitwiseWithCustomInserter(MI, BB, X86::AND64rr,
12579                                                X86::AND64ri32, X86::MOV64rm,
12580                                                X86::LCMPXCHG64,
12581                                                X86::NOT64r, X86::RAX,
12582                                                X86::GR64RegisterClass, true);
12583   case X86::ATOMMIN64:
12584     return EmitAtomicMinMaxWithCustomInserter(MI, BB, X86::CMOVL64rr);
12585   case X86::ATOMMAX64:
12586     return EmitAtomicMinMaxWithCustomInserter(MI, BB, X86::CMOVG64rr);
12587   case X86::ATOMUMIN64:
12588     return EmitAtomicMinMaxWithCustomInserter(MI, BB, X86::CMOVB64rr);
12589   case X86::ATOMUMAX64:
12590     return EmitAtomicMinMaxWithCustomInserter(MI, BB, X86::CMOVA64rr);
12591
12592   // This group does 64-bit operations on a 32-bit host.
12593   case X86::ATOMAND6432:
12594     return EmitAtomicBit6432WithCustomInserter(MI, BB,
12595                                                X86::AND32rr, X86::AND32rr,
12596                                                X86::AND32ri, X86::AND32ri,
12597                                                false);
12598   case X86::ATOMOR6432:
12599     return EmitAtomicBit6432WithCustomInserter(MI, BB,
12600                                                X86::OR32rr, X86::OR32rr,
12601                                                X86::OR32ri, X86::OR32ri,
12602                                                false);
12603   case X86::ATOMXOR6432:
12604     return EmitAtomicBit6432WithCustomInserter(MI, BB,
12605                                                X86::XOR32rr, X86::XOR32rr,
12606                                                X86::XOR32ri, X86::XOR32ri,
12607                                                false);
12608   case X86::ATOMNAND6432:
12609     return EmitAtomicBit6432WithCustomInserter(MI, BB,
12610                                                X86::AND32rr, X86::AND32rr,
12611                                                X86::AND32ri, X86::AND32ri,
12612                                                true);
12613   case X86::ATOMADD6432:
12614     return EmitAtomicBit6432WithCustomInserter(MI, BB,
12615                                                X86::ADD32rr, X86::ADC32rr,
12616                                                X86::ADD32ri, X86::ADC32ri,
12617                                                false);
12618   case X86::ATOMSUB6432:
12619     return EmitAtomicBit6432WithCustomInserter(MI, BB,
12620                                                X86::SUB32rr, X86::SBB32rr,
12621                                                X86::SUB32ri, X86::SBB32ri,
12622                                                false);
12623   case X86::ATOMSWAP6432:
12624     return EmitAtomicBit6432WithCustomInserter(MI, BB,
12625                                                X86::MOV32rr, X86::MOV32rr,
12626                                                X86::MOV32ri, X86::MOV32ri,
12627                                                false);
12628   case X86::VASTART_SAVE_XMM_REGS:
12629     return EmitVAStartSaveXMMRegsWithCustomInserter(MI, BB);
12630
12631   case X86::VAARG_64:
12632     return EmitVAARG64WithCustomInserter(MI, BB);
12633   }
12634 }
12635
12636 //===----------------------------------------------------------------------===//
12637 //                           X86 Optimization Hooks
12638 //===----------------------------------------------------------------------===//
12639
12640 void X86TargetLowering::computeMaskedBitsForTargetNode(const SDValue Op,
12641                                                        const APInt &Mask,
12642                                                        APInt &KnownZero,
12643                                                        APInt &KnownOne,
12644                                                        const SelectionDAG &DAG,
12645                                                        unsigned Depth) const {
12646   unsigned Opc = Op.getOpcode();
12647   assert((Opc >= ISD::BUILTIN_OP_END ||
12648           Opc == ISD::INTRINSIC_WO_CHAIN ||
12649           Opc == ISD::INTRINSIC_W_CHAIN ||
12650           Opc == ISD::INTRINSIC_VOID) &&
12651          "Should use MaskedValueIsZero if you don't know whether Op"
12652          " is a target node!");
12653
12654   KnownZero = KnownOne = APInt(Mask.getBitWidth(), 0);   // Don't know anything.
12655   switch (Opc) {
12656   default: break;
12657   case X86ISD::ADD:
12658   case X86ISD::SUB:
12659   case X86ISD::ADC:
12660   case X86ISD::SBB:
12661   case X86ISD::SMUL:
12662   case X86ISD::UMUL:
12663   case X86ISD::INC:
12664   case X86ISD::DEC:
12665   case X86ISD::OR:
12666   case X86ISD::XOR:
12667   case X86ISD::AND:
12668     // These nodes' second result is a boolean.
12669     if (Op.getResNo() == 0)
12670       break;
12671     // Fallthrough
12672   case X86ISD::SETCC:
12673     KnownZero |= APInt::getHighBitsSet(Mask.getBitWidth(),
12674                                        Mask.getBitWidth() - 1);
12675     break;
12676   case ISD::INTRINSIC_WO_CHAIN: {
12677     unsigned IntId = cast<ConstantSDNode>(Op.getOperand(0))->getZExtValue();
12678     unsigned NumLoBits = 0;
12679     switch (IntId) {
12680     default: break;
12681     case Intrinsic::x86_sse_movmsk_ps:
12682     case Intrinsic::x86_avx_movmsk_ps_256:
12683     case Intrinsic::x86_sse2_movmsk_pd:
12684     case Intrinsic::x86_avx_movmsk_pd_256:
12685     case Intrinsic::x86_mmx_pmovmskb:
12686     case Intrinsic::x86_sse2_pmovmskb_128:
12687     case Intrinsic::x86_avx2_pmovmskb: {
12688       // High bits of movmskp{s|d}, pmovmskb are known zero.
12689       switch (IntId) {
12690         default: llvm_unreachable("Impossible intrinsic");  // Can't reach here.
12691         case Intrinsic::x86_sse_movmsk_ps:      NumLoBits = 4; break;
12692         case Intrinsic::x86_avx_movmsk_ps_256:  NumLoBits = 8; break;
12693         case Intrinsic::x86_sse2_movmsk_pd:     NumLoBits = 2; break;
12694         case Intrinsic::x86_avx_movmsk_pd_256:  NumLoBits = 4; break;
12695         case Intrinsic::x86_mmx_pmovmskb:       NumLoBits = 8; break;
12696         case Intrinsic::x86_sse2_pmovmskb_128:  NumLoBits = 16; break;
12697         case Intrinsic::x86_avx2_pmovmskb:      NumLoBits = 32; break;
12698       }
12699       KnownZero = APInt::getHighBitsSet(Mask.getBitWidth(),
12700                                         Mask.getBitWidth() - NumLoBits);
12701       break;
12702     }
12703     }
12704     break;
12705   }
12706   }
12707 }
12708
12709 unsigned X86TargetLowering::ComputeNumSignBitsForTargetNode(SDValue Op,
12710                                                          unsigned Depth) const {
12711   // SETCC_CARRY sets the dest to ~0 for true or 0 for false.
12712   if (Op.getOpcode() == X86ISD::SETCC_CARRY)
12713     return Op.getValueType().getScalarType().getSizeInBits();
12714
12715   // Fallback case.
12716   return 1;
12717 }
12718
12719 /// isGAPlusOffset - Returns true (and the GlobalValue and the offset) if the
12720 /// node is a GlobalAddress + offset.
12721 bool X86TargetLowering::isGAPlusOffset(SDNode *N,
12722                                        const GlobalValue* &GA,
12723                                        int64_t &Offset) const {
12724   if (N->getOpcode() == X86ISD::Wrapper) {
12725     if (isa<GlobalAddressSDNode>(N->getOperand(0))) {
12726       GA = cast<GlobalAddressSDNode>(N->getOperand(0))->getGlobal();
12727       Offset = cast<GlobalAddressSDNode>(N->getOperand(0))->getOffset();
12728       return true;
12729     }
12730   }
12731   return TargetLowering::isGAPlusOffset(N, GA, Offset);
12732 }
12733
12734 /// isShuffleHigh128VectorInsertLow - Checks whether the shuffle node is the
12735 /// same as extracting the high 128-bit part of 256-bit vector and then
12736 /// inserting the result into the low part of a new 256-bit vector
12737 static bool isShuffleHigh128VectorInsertLow(ShuffleVectorSDNode *SVOp) {
12738   EVT VT = SVOp->getValueType(0);
12739   int NumElems = VT.getVectorNumElements();
12740
12741   // vector_shuffle <4, 5, 6, 7, u, u, u, u> or <2, 3, u, u>
12742   for (int i = 0, j = NumElems/2; i < NumElems/2; ++i, ++j)
12743     if (!isUndefOrEqual(SVOp->getMaskElt(i), j) ||
12744         SVOp->getMaskElt(j) >= 0)
12745       return false;
12746
12747   return true;
12748 }
12749
12750 /// isShuffleLow128VectorInsertHigh - Checks whether the shuffle node is the
12751 /// same as extracting the low 128-bit part of 256-bit vector and then
12752 /// inserting the result into the high part of a new 256-bit vector
12753 static bool isShuffleLow128VectorInsertHigh(ShuffleVectorSDNode *SVOp) {
12754   EVT VT = SVOp->getValueType(0);
12755   int NumElems = VT.getVectorNumElements();
12756
12757   // vector_shuffle <u, u, u, u, 0, 1, 2, 3> or <u, u, 0, 1>
12758   for (int i = NumElems/2, j = 0; i < NumElems; ++i, ++j)
12759     if (!isUndefOrEqual(SVOp->getMaskElt(i), j) ||
12760         SVOp->getMaskElt(j) >= 0)
12761       return false;
12762
12763   return true;
12764 }
12765
12766 /// PerformShuffleCombine256 - Performs shuffle combines for 256-bit vectors.
12767 static SDValue PerformShuffleCombine256(SDNode *N, SelectionDAG &DAG,
12768                                         TargetLowering::DAGCombinerInfo &DCI,
12769                                         const X86Subtarget* Subtarget) {
12770   DebugLoc dl = N->getDebugLoc();
12771   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(N);
12772   SDValue V1 = SVOp->getOperand(0);
12773   SDValue V2 = SVOp->getOperand(1);
12774   EVT VT = SVOp->getValueType(0);
12775   int NumElems = VT.getVectorNumElements();
12776
12777   if (V1.getOpcode() == ISD::CONCAT_VECTORS &&
12778       V2.getOpcode() == ISD::CONCAT_VECTORS) {
12779     //
12780     //                   0,0,0,...
12781     //                      |
12782     //    V      UNDEF    BUILD_VECTOR    UNDEF
12783     //     \      /           \           /
12784     //  CONCAT_VECTOR         CONCAT_VECTOR
12785     //         \                  /
12786     //          \                /
12787     //          RESULT: V + zero extended
12788     //
12789     if (V2.getOperand(0).getOpcode() != ISD::BUILD_VECTOR ||
12790         V2.getOperand(1).getOpcode() != ISD::UNDEF ||
12791         V1.getOperand(1).getOpcode() != ISD::UNDEF)
12792       return SDValue();
12793
12794     if (!ISD::isBuildVectorAllZeros(V2.getOperand(0).getNode()))
12795       return SDValue();
12796
12797     // To match the shuffle mask, the first half of the mask should
12798     // be exactly the first vector, and all the rest a splat with the
12799     // first element of the second one.
12800     for (int i = 0; i < NumElems/2; ++i)
12801       if (!isUndefOrEqual(SVOp->getMaskElt(i), i) ||
12802           !isUndefOrEqual(SVOp->getMaskElt(i+NumElems/2), NumElems))
12803         return SDValue();
12804
12805     // If V1 is coming from a vector load then just fold to a VZEXT_LOAD.
12806     if (LoadSDNode *Ld = dyn_cast<LoadSDNode>(V1.getOperand(0))) {
12807       SDVTList Tys = DAG.getVTList(MVT::v4i64, MVT::Other);
12808       SDValue Ops[] = { Ld->getChain(), Ld->getBasePtr() };
12809       SDValue ResNode =
12810         DAG.getMemIntrinsicNode(X86ISD::VZEXT_LOAD, dl, Tys, Ops, 2,
12811                                 Ld->getMemoryVT(),
12812                                 Ld->getPointerInfo(),
12813                                 Ld->getAlignment(),
12814                                 false/*isVolatile*/, true/*ReadMem*/,
12815                                 false/*WriteMem*/);
12816       return DAG.getNode(ISD::BITCAST, dl, VT, ResNode);
12817     } 
12818
12819     // Emit a zeroed vector and insert the desired subvector on its
12820     // first half.
12821     SDValue Zeros = getZeroVector(VT, Subtarget, DAG, dl);
12822     SDValue InsV = Insert128BitVector(Zeros, V1.getOperand(0),
12823                          DAG.getConstant(0, MVT::i32), DAG, dl);
12824     return DCI.CombineTo(N, InsV);
12825   }
12826
12827   //===--------------------------------------------------------------------===//
12828   // Combine some shuffles into subvector extracts and inserts:
12829   //
12830
12831   // vector_shuffle <4, 5, 6, 7, u, u, u, u> or <2, 3, u, u>
12832   if (isShuffleHigh128VectorInsertLow(SVOp)) {
12833     SDValue V = Extract128BitVector(V1, DAG.getConstant(NumElems/2, MVT::i32),
12834                                     DAG, dl);
12835     SDValue InsV = Insert128BitVector(DAG.getNode(ISD::UNDEF, dl, VT),
12836                                       V, DAG.getConstant(0, MVT::i32), DAG, dl);
12837     return DCI.CombineTo(N, InsV);
12838   }
12839
12840   // vector_shuffle <u, u, u, u, 0, 1, 2, 3> or <u, u, 0, 1>
12841   if (isShuffleLow128VectorInsertHigh(SVOp)) {
12842     SDValue V = Extract128BitVector(V1, DAG.getConstant(0, MVT::i32), DAG, dl);
12843     SDValue InsV = Insert128BitVector(DAG.getNode(ISD::UNDEF, dl, VT),
12844                              V, DAG.getConstant(NumElems/2, MVT::i32), DAG, dl);
12845     return DCI.CombineTo(N, InsV);
12846   }
12847
12848   return SDValue();
12849 }
12850
12851 /// PerformShuffleCombine - Performs several different shuffle combines.
12852 static SDValue PerformShuffleCombine(SDNode *N, SelectionDAG &DAG,
12853                                      TargetLowering::DAGCombinerInfo &DCI,
12854                                      const X86Subtarget *Subtarget) {
12855   DebugLoc dl = N->getDebugLoc();
12856   EVT VT = N->getValueType(0);
12857
12858   // Don't create instructions with illegal types after legalize types has run.
12859   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
12860   if (!DCI.isBeforeLegalize() && !TLI.isTypeLegal(VT.getVectorElementType()))
12861     return SDValue();
12862
12863   // Combine 256-bit vector shuffles. This is only profitable when in AVX mode
12864   if (Subtarget->hasAVX() && VT.getSizeInBits() == 256 &&
12865       N->getOpcode() == ISD::VECTOR_SHUFFLE)
12866     return PerformShuffleCombine256(N, DAG, DCI, Subtarget);
12867
12868   // Only handle 128 wide vector from here on.
12869   if (VT.getSizeInBits() != 128)
12870     return SDValue();
12871
12872   // Combine a vector_shuffle that is equal to build_vector load1, load2, load3,
12873   // load4, <0, 1, 2, 3> into a 128-bit load if the load addresses are
12874   // consecutive, non-overlapping, and in the right order.
12875   SmallVector<SDValue, 16> Elts;
12876   for (unsigned i = 0, e = VT.getVectorNumElements(); i != e; ++i)
12877     Elts.push_back(getShuffleScalarElt(N, i, DAG, 0));
12878
12879   return EltsFromConsecutiveLoads(VT, Elts, dl, DAG);
12880 }
12881
12882
12883 /// PerformTruncateCombine - Converts truncate operation to
12884 /// a sequence of vector shuffle operations.
12885 /// It is possible when we truncate 256-bit vector to 128-bit vector
12886
12887 SDValue X86TargetLowering::PerformTruncateCombine(SDNode *N, SelectionDAG &DAG, 
12888                                                   DAGCombinerInfo &DCI) const {
12889   if (!DCI.isBeforeLegalizeOps())
12890     return SDValue();
12891
12892   if (!Subtarget->hasAVX()) return SDValue();
12893
12894   EVT VT = N->getValueType(0);
12895   SDValue Op = N->getOperand(0);
12896   EVT OpVT = Op.getValueType();
12897   DebugLoc dl = N->getDebugLoc();
12898
12899   if ((VT == MVT::v4i32) && (OpVT == MVT::v4i64)) {
12900
12901     SDValue OpLo = DAG.getNode(ISD::EXTRACT_SUBVECTOR, dl, MVT::v2i64, Op,
12902                           DAG.getIntPtrConstant(0));
12903
12904     SDValue OpHi = DAG.getNode(ISD::EXTRACT_SUBVECTOR, dl, MVT::v2i64, Op,
12905                           DAG.getIntPtrConstant(2));
12906
12907     OpLo = DAG.getNode(ISD::BITCAST, dl, MVT::v4i32, OpLo);
12908     OpHi = DAG.getNode(ISD::BITCAST, dl, MVT::v4i32, OpHi);
12909
12910     // PSHUFD
12911     int ShufMask1[] = {0, 2, 0, 0};
12912
12913     OpLo = DAG.getVectorShuffle(VT, dl, OpLo, DAG.getUNDEF(VT),
12914                                 ShufMask1);
12915     OpHi = DAG.getVectorShuffle(VT, dl, OpHi, DAG.getUNDEF(VT),
12916                                 ShufMask1);
12917
12918     // MOVLHPS
12919     int ShufMask2[] = {0, 1, 4, 5};
12920
12921     return DAG.getVectorShuffle(VT, dl, OpLo, OpHi, ShufMask2);
12922   }
12923   if ((VT == MVT::v8i16) && (OpVT == MVT::v8i32)) {
12924
12925     SDValue OpLo = DAG.getNode(ISD::EXTRACT_SUBVECTOR, dl, MVT::v4i32, Op,
12926                           DAG.getIntPtrConstant(0));
12927
12928     SDValue OpHi = DAG.getNode(ISD::EXTRACT_SUBVECTOR, dl, MVT::v4i32, Op,
12929                           DAG.getIntPtrConstant(4));
12930
12931     OpLo = DAG.getNode(ISD::BITCAST, dl, MVT::v16i8, OpLo);
12932     OpHi = DAG.getNode(ISD::BITCAST, dl, MVT::v16i8, OpHi);
12933
12934     // PSHUFB
12935     int ShufMask1[] = {0,  1,  4,  5,  8,  9, 12, 13, 
12936                       -1, -1, -1, -1, -1, -1, -1, -1};
12937
12938     OpLo = DAG.getVectorShuffle(MVT::v16i8, dl, OpLo,
12939                                 DAG.getUNDEF(MVT::v16i8),
12940                                 ShufMask1);
12941     OpHi = DAG.getVectorShuffle(MVT::v16i8, dl, OpHi,
12942                                 DAG.getUNDEF(MVT::v16i8),
12943                                 ShufMask1);
12944
12945     OpLo = DAG.getNode(ISD::BITCAST, dl, MVT::v4i32, OpLo);
12946     OpHi = DAG.getNode(ISD::BITCAST, dl, MVT::v4i32, OpHi);
12947
12948     // MOVLHPS
12949     int ShufMask2[] = {0, 1, 4, 5};
12950
12951     SDValue res = DAG.getVectorShuffle(MVT::v4i32, dl, OpLo, OpHi, ShufMask2);
12952     return DAG.getNode(ISD::BITCAST, dl, MVT::v8i16, res);
12953   }
12954
12955   return SDValue();
12956 }
12957
12958 /// PerformEXTRACT_VECTOR_ELTCombine - Detect vector gather/scatter index
12959 /// generation and convert it from being a bunch of shuffles and extracts
12960 /// to a simple store and scalar loads to extract the elements.
12961 static SDValue PerformEXTRACT_VECTOR_ELTCombine(SDNode *N, SelectionDAG &DAG,
12962                                                 const TargetLowering &TLI) {
12963   SDValue InputVector = N->getOperand(0);
12964
12965   // Only operate on vectors of 4 elements, where the alternative shuffling
12966   // gets to be more expensive.
12967   if (InputVector.getValueType() != MVT::v4i32)
12968     return SDValue();
12969
12970   // Check whether every use of InputVector is an EXTRACT_VECTOR_ELT with a
12971   // single use which is a sign-extend or zero-extend, and all elements are
12972   // used.
12973   SmallVector<SDNode *, 4> Uses;
12974   unsigned ExtractedElements = 0;
12975   for (SDNode::use_iterator UI = InputVector.getNode()->use_begin(),
12976        UE = InputVector.getNode()->use_end(); UI != UE; ++UI) {
12977     if (UI.getUse().getResNo() != InputVector.getResNo())
12978       return SDValue();
12979
12980     SDNode *Extract = *UI;
12981     if (Extract->getOpcode() != ISD::EXTRACT_VECTOR_ELT)
12982       return SDValue();
12983
12984     if (Extract->getValueType(0) != MVT::i32)
12985       return SDValue();
12986     if (!Extract->hasOneUse())
12987       return SDValue();
12988     if (Extract->use_begin()->getOpcode() != ISD::SIGN_EXTEND &&
12989         Extract->use_begin()->getOpcode() != ISD::ZERO_EXTEND)
12990       return SDValue();
12991     if (!isa<ConstantSDNode>(Extract->getOperand(1)))
12992       return SDValue();
12993
12994     // Record which element was extracted.
12995     ExtractedElements |=
12996       1 << cast<ConstantSDNode>(Extract->getOperand(1))->getZExtValue();
12997
12998     Uses.push_back(Extract);
12999   }
13000
13001   // If not all the elements were used, this may not be worthwhile.
13002   if (ExtractedElements != 15)
13003     return SDValue();
13004
13005   // Ok, we've now decided to do the transformation.
13006   DebugLoc dl = InputVector.getDebugLoc();
13007
13008   // Store the value to a temporary stack slot.
13009   SDValue StackPtr = DAG.CreateStackTemporary(InputVector.getValueType());
13010   SDValue Ch = DAG.getStore(DAG.getEntryNode(), dl, InputVector, StackPtr,
13011                             MachinePointerInfo(), false, false, 0);
13012
13013   // Replace each use (extract) with a load of the appropriate element.
13014   for (SmallVectorImpl<SDNode *>::iterator UI = Uses.begin(),
13015        UE = Uses.end(); UI != UE; ++UI) {
13016     SDNode *Extract = *UI;
13017
13018     // cOMpute the element's address.
13019     SDValue Idx = Extract->getOperand(1);
13020     unsigned EltSize =
13021         InputVector.getValueType().getVectorElementType().getSizeInBits()/8;
13022     uint64_t Offset = EltSize * cast<ConstantSDNode>(Idx)->getZExtValue();
13023     SDValue OffsetVal = DAG.getConstant(Offset, TLI.getPointerTy());
13024
13025     SDValue ScalarAddr = DAG.getNode(ISD::ADD, dl, TLI.getPointerTy(),
13026                                      StackPtr, OffsetVal);
13027
13028     // Load the scalar.
13029     SDValue LoadScalar = DAG.getLoad(Extract->getValueType(0), dl, Ch,
13030                                      ScalarAddr, MachinePointerInfo(),
13031                                      false, false, false, 0);
13032
13033     // Replace the exact with the load.
13034     DAG.ReplaceAllUsesOfValueWith(SDValue(Extract, 0), LoadScalar);
13035   }
13036
13037   // The replacement was made in place; don't return anything.
13038   return SDValue();
13039 }
13040
13041 /// PerformSELECTCombine - Do target-specific dag combines on SELECT and VSELECT
13042 /// nodes.
13043 static SDValue PerformSELECTCombine(SDNode *N, SelectionDAG &DAG,
13044                                     TargetLowering::DAGCombinerInfo &DCI,
13045                                     const X86Subtarget *Subtarget) {
13046   DebugLoc DL = N->getDebugLoc();
13047   SDValue Cond = N->getOperand(0);
13048   // Get the LHS/RHS of the select.
13049   SDValue LHS = N->getOperand(1);
13050   SDValue RHS = N->getOperand(2);
13051   EVT VT = LHS.getValueType();
13052
13053   // If we have SSE[12] support, try to form min/max nodes. SSE min/max
13054   // instructions match the semantics of the common C idiom x<y?x:y but not
13055   // x<=y?x:y, because of how they handle negative zero (which can be
13056   // ignored in unsafe-math mode).
13057   if (Cond.getOpcode() == ISD::SETCC && VT.isFloatingPoint() &&
13058       VT != MVT::f80 && DAG.getTargetLoweringInfo().isTypeLegal(VT) &&
13059       (Subtarget->hasSSE2() ||
13060        (Subtarget->hasSSE1() && VT.getScalarType() == MVT::f32))) {
13061     ISD::CondCode CC = cast<CondCodeSDNode>(Cond.getOperand(2))->get();
13062
13063     unsigned Opcode = 0;
13064     // Check for x CC y ? x : y.
13065     if (DAG.isEqualTo(LHS, Cond.getOperand(0)) &&
13066         DAG.isEqualTo(RHS, Cond.getOperand(1))) {
13067       switch (CC) {
13068       default: break;
13069       case ISD::SETULT:
13070         // Converting this to a min would handle NaNs incorrectly, and swapping
13071         // the operands would cause it to handle comparisons between positive
13072         // and negative zero incorrectly.
13073         if (!DAG.isKnownNeverNaN(LHS) || !DAG.isKnownNeverNaN(RHS)) {
13074           if (!DAG.getTarget().Options.UnsafeFPMath &&
13075               !(DAG.isKnownNeverZero(LHS) || DAG.isKnownNeverZero(RHS)))
13076             break;
13077           std::swap(LHS, RHS);
13078         }
13079         Opcode = X86ISD::FMIN;
13080         break;
13081       case ISD::SETOLE:
13082         // Converting this to a min would handle comparisons between positive
13083         // and negative zero incorrectly.
13084         if (!DAG.getTarget().Options.UnsafeFPMath &&
13085             !DAG.isKnownNeverZero(LHS) && !DAG.isKnownNeverZero(RHS))
13086           break;
13087         Opcode = X86ISD::FMIN;
13088         break;
13089       case ISD::SETULE:
13090         // Converting this to a min would handle both negative zeros and NaNs
13091         // incorrectly, but we can swap the operands to fix both.
13092         std::swap(LHS, RHS);
13093       case ISD::SETOLT:
13094       case ISD::SETLT:
13095       case ISD::SETLE:
13096         Opcode = X86ISD::FMIN;
13097         break;
13098
13099       case ISD::SETOGE:
13100         // Converting this to a max would handle comparisons between positive
13101         // and negative zero incorrectly.
13102         if (!DAG.getTarget().Options.UnsafeFPMath &&
13103             !DAG.isKnownNeverZero(LHS) && !DAG.isKnownNeverZero(RHS))
13104           break;
13105         Opcode = X86ISD::FMAX;
13106         break;
13107       case ISD::SETUGT:
13108         // Converting this to a max would handle NaNs incorrectly, and swapping
13109         // the operands would cause it to handle comparisons between positive
13110         // and negative zero incorrectly.
13111         if (!DAG.isKnownNeverNaN(LHS) || !DAG.isKnownNeverNaN(RHS)) {
13112           if (!DAG.getTarget().Options.UnsafeFPMath &&
13113               !(DAG.isKnownNeverZero(LHS) || DAG.isKnownNeverZero(RHS)))
13114             break;
13115           std::swap(LHS, RHS);
13116         }
13117         Opcode = X86ISD::FMAX;
13118         break;
13119       case ISD::SETUGE:
13120         // Converting this to a max would handle both negative zeros and NaNs
13121         // incorrectly, but we can swap the operands to fix both.
13122         std::swap(LHS, RHS);
13123       case ISD::SETOGT:
13124       case ISD::SETGT:
13125       case ISD::SETGE:
13126         Opcode = X86ISD::FMAX;
13127         break;
13128       }
13129     // Check for x CC y ? y : x -- a min/max with reversed arms.
13130     } else if (DAG.isEqualTo(LHS, Cond.getOperand(1)) &&
13131                DAG.isEqualTo(RHS, Cond.getOperand(0))) {
13132       switch (CC) {
13133       default: break;
13134       case ISD::SETOGE:
13135         // Converting this to a min would handle comparisons between positive
13136         // and negative zero incorrectly, and swapping the operands would
13137         // cause it to handle NaNs incorrectly.
13138         if (!DAG.getTarget().Options.UnsafeFPMath &&
13139             !(DAG.isKnownNeverZero(LHS) || DAG.isKnownNeverZero(RHS))) {
13140           if (!DAG.isKnownNeverNaN(LHS) || !DAG.isKnownNeverNaN(RHS))
13141             break;
13142           std::swap(LHS, RHS);
13143         }
13144         Opcode = X86ISD::FMIN;
13145         break;
13146       case ISD::SETUGT:
13147         // Converting this to a min would handle NaNs incorrectly.
13148         if (!DAG.getTarget().Options.UnsafeFPMath &&
13149             (!DAG.isKnownNeverNaN(LHS) || !DAG.isKnownNeverNaN(RHS)))
13150           break;
13151         Opcode = X86ISD::FMIN;
13152         break;
13153       case ISD::SETUGE:
13154         // Converting this to a min would handle both negative zeros and NaNs
13155         // incorrectly, but we can swap the operands to fix both.
13156         std::swap(LHS, RHS);
13157       case ISD::SETOGT:
13158       case ISD::SETGT:
13159       case ISD::SETGE:
13160         Opcode = X86ISD::FMIN;
13161         break;
13162
13163       case ISD::SETULT:
13164         // Converting this to a max would handle NaNs incorrectly.
13165         if (!DAG.isKnownNeverNaN(LHS) || !DAG.isKnownNeverNaN(RHS))
13166           break;
13167         Opcode = X86ISD::FMAX;
13168         break;
13169       case ISD::SETOLE:
13170         // Converting this to a max would handle comparisons between positive
13171         // and negative zero incorrectly, and swapping the operands would
13172         // cause it to handle NaNs incorrectly.
13173         if (!DAG.getTarget().Options.UnsafeFPMath &&
13174             !DAG.isKnownNeverZero(LHS) && !DAG.isKnownNeverZero(RHS)) {
13175           if (!DAG.isKnownNeverNaN(LHS) || !DAG.isKnownNeverNaN(RHS))
13176             break;
13177           std::swap(LHS, RHS);
13178         }
13179         Opcode = X86ISD::FMAX;
13180         break;
13181       case ISD::SETULE:
13182         // Converting this to a max would handle both negative zeros and NaNs
13183         // incorrectly, but we can swap the operands to fix both.
13184         std::swap(LHS, RHS);
13185       case ISD::SETOLT:
13186       case ISD::SETLT:
13187       case ISD::SETLE:
13188         Opcode = X86ISD::FMAX;
13189         break;
13190       }
13191     }
13192
13193     if (Opcode)
13194       return DAG.getNode(Opcode, DL, N->getValueType(0), LHS, RHS);
13195   }
13196
13197   // If this is a select between two integer constants, try to do some
13198   // optimizations.
13199   if (ConstantSDNode *TrueC = dyn_cast<ConstantSDNode>(LHS)) {
13200     if (ConstantSDNode *FalseC = dyn_cast<ConstantSDNode>(RHS))
13201       // Don't do this for crazy integer types.
13202       if (DAG.getTargetLoweringInfo().isTypeLegal(LHS.getValueType())) {
13203         // If this is efficiently invertible, canonicalize the LHSC/RHSC values
13204         // so that TrueC (the true value) is larger than FalseC.
13205         bool NeedsCondInvert = false;
13206
13207         if (TrueC->getAPIntValue().ult(FalseC->getAPIntValue()) &&
13208             // Efficiently invertible.
13209             (Cond.getOpcode() == ISD::SETCC ||  // setcc -> invertible.
13210              (Cond.getOpcode() == ISD::XOR &&   // xor(X, C) -> invertible.
13211               isa<ConstantSDNode>(Cond.getOperand(1))))) {
13212           NeedsCondInvert = true;
13213           std::swap(TrueC, FalseC);
13214         }
13215
13216         // Optimize C ? 8 : 0 -> zext(C) << 3.  Likewise for any pow2/0.
13217         if (FalseC->getAPIntValue() == 0 &&
13218             TrueC->getAPIntValue().isPowerOf2()) {
13219           if (NeedsCondInvert) // Invert the condition if needed.
13220             Cond = DAG.getNode(ISD::XOR, DL, Cond.getValueType(), Cond,
13221                                DAG.getConstant(1, Cond.getValueType()));
13222
13223           // Zero extend the condition if needed.
13224           Cond = DAG.getNode(ISD::ZERO_EXTEND, DL, LHS.getValueType(), Cond);
13225
13226           unsigned ShAmt = TrueC->getAPIntValue().logBase2();
13227           return DAG.getNode(ISD::SHL, DL, LHS.getValueType(), Cond,
13228                              DAG.getConstant(ShAmt, MVT::i8));
13229         }
13230
13231         // Optimize Cond ? cst+1 : cst -> zext(setcc(C)+cst.
13232         if (FalseC->getAPIntValue()+1 == TrueC->getAPIntValue()) {
13233           if (NeedsCondInvert) // Invert the condition if needed.
13234             Cond = DAG.getNode(ISD::XOR, DL, Cond.getValueType(), Cond,
13235                                DAG.getConstant(1, Cond.getValueType()));
13236
13237           // Zero extend the condition if needed.
13238           Cond = DAG.getNode(ISD::ZERO_EXTEND, DL,
13239                              FalseC->getValueType(0), Cond);
13240           return DAG.getNode(ISD::ADD, DL, Cond.getValueType(), Cond,
13241                              SDValue(FalseC, 0));
13242         }
13243
13244         // Optimize cases that will turn into an LEA instruction.  This requires
13245         // an i32 or i64 and an efficient multiplier (1, 2, 3, 4, 5, 8, 9).
13246         if (N->getValueType(0) == MVT::i32 || N->getValueType(0) == MVT::i64) {
13247           uint64_t Diff = TrueC->getZExtValue()-FalseC->getZExtValue();
13248           if (N->getValueType(0) == MVT::i32) Diff = (unsigned)Diff;
13249
13250           bool isFastMultiplier = false;
13251           if (Diff < 10) {
13252             switch ((unsigned char)Diff) {
13253               default: break;
13254               case 1:  // result = add base, cond
13255               case 2:  // result = lea base(    , cond*2)
13256               case 3:  // result = lea base(cond, cond*2)
13257               case 4:  // result = lea base(    , cond*4)
13258               case 5:  // result = lea base(cond, cond*4)
13259               case 8:  // result = lea base(    , cond*8)
13260               case 9:  // result = lea base(cond, cond*8)
13261                 isFastMultiplier = true;
13262                 break;
13263             }
13264           }
13265
13266           if (isFastMultiplier) {
13267             APInt Diff = TrueC->getAPIntValue()-FalseC->getAPIntValue();
13268             if (NeedsCondInvert) // Invert the condition if needed.
13269               Cond = DAG.getNode(ISD::XOR, DL, Cond.getValueType(), Cond,
13270                                  DAG.getConstant(1, Cond.getValueType()));
13271
13272             // Zero extend the condition if needed.
13273             Cond = DAG.getNode(ISD::ZERO_EXTEND, DL, FalseC->getValueType(0),
13274                                Cond);
13275             // Scale the condition by the difference.
13276             if (Diff != 1)
13277               Cond = DAG.getNode(ISD::MUL, DL, Cond.getValueType(), Cond,
13278                                  DAG.getConstant(Diff, Cond.getValueType()));
13279
13280             // Add the base if non-zero.
13281             if (FalseC->getAPIntValue() != 0)
13282               Cond = DAG.getNode(ISD::ADD, DL, Cond.getValueType(), Cond,
13283                                  SDValue(FalseC, 0));
13284             return Cond;
13285           }
13286         }
13287       }
13288   }
13289
13290   // Canonicalize max and min:
13291   // (x > y) ? x : y -> (x >= y) ? x : y
13292   // (x < y) ? x : y -> (x <= y) ? x : y
13293   // This allows use of COND_S / COND_NS (see TranslateX86CC) which eliminates
13294   // the need for an extra compare
13295   // against zero. e.g.
13296   // (x - y) > 0 : (x - y) ? 0 -> (x - y) >= 0 : (x - y) ? 0
13297   // subl   %esi, %edi
13298   // testl  %edi, %edi
13299   // movl   $0, %eax
13300   // cmovgl %edi, %eax
13301   // =>
13302   // xorl   %eax, %eax
13303   // subl   %esi, $edi
13304   // cmovsl %eax, %edi
13305   if (N->getOpcode() == ISD::SELECT && Cond.getOpcode() == ISD::SETCC &&
13306       DAG.isEqualTo(LHS, Cond.getOperand(0)) &&
13307       DAG.isEqualTo(RHS, Cond.getOperand(1))) {
13308     ISD::CondCode CC = cast<CondCodeSDNode>(Cond.getOperand(2))->get();
13309     switch (CC) {
13310     default: break;
13311     case ISD::SETLT:
13312     case ISD::SETGT: {
13313       ISD::CondCode NewCC = (CC == ISD::SETLT) ? ISD::SETLE : ISD::SETGE;
13314       Cond = DAG.getSetCC(Cond.getDebugLoc(), Cond.getValueType(),
13315                           Cond.getOperand(0), Cond.getOperand(1), NewCC);
13316       return DAG.getNode(ISD::SELECT, DL, VT, Cond, LHS, RHS);
13317     }
13318     }
13319   }
13320
13321   // If we know that this node is legal then we know that it is going to be
13322   // matched by one of the SSE/AVX BLEND instructions. These instructions only
13323   // depend on the highest bit in each word. Try to use SimplifyDemandedBits
13324   // to simplify previous instructions.
13325   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
13326   if (N->getOpcode() == ISD::VSELECT && DCI.isBeforeLegalizeOps() &&
13327       !DCI.isBeforeLegalize() &&
13328       TLI.isOperationLegal(ISD::VSELECT, VT)) {
13329     unsigned BitWidth = Cond.getValueType().getScalarType().getSizeInBits();
13330     assert(BitWidth >= 8 && BitWidth <= 64 && "Invalid mask size");
13331     APInt DemandedMask = APInt::getHighBitsSet(BitWidth, 1);
13332
13333     APInt KnownZero, KnownOne;
13334     TargetLowering::TargetLoweringOpt TLO(DAG, DCI.isBeforeLegalize(),
13335                                           DCI.isBeforeLegalizeOps());
13336     if (TLO.ShrinkDemandedConstant(Cond, DemandedMask) ||
13337         TLI.SimplifyDemandedBits(Cond, DemandedMask, KnownZero, KnownOne, TLO))
13338       DCI.CommitTargetLoweringOpt(TLO);
13339   }
13340
13341   return SDValue();
13342 }
13343
13344 /// Optimize X86ISD::CMOV [LHS, RHS, CONDCODE (e.g. X86::COND_NE), CONDVAL]
13345 static SDValue PerformCMOVCombine(SDNode *N, SelectionDAG &DAG,
13346                                   TargetLowering::DAGCombinerInfo &DCI) {
13347   DebugLoc DL = N->getDebugLoc();
13348
13349   // If the flag operand isn't dead, don't touch this CMOV.
13350   if (N->getNumValues() == 2 && !SDValue(N, 1).use_empty())
13351     return SDValue();
13352
13353   SDValue FalseOp = N->getOperand(0);
13354   SDValue TrueOp = N->getOperand(1);
13355   X86::CondCode CC = (X86::CondCode)N->getConstantOperandVal(2);
13356   SDValue Cond = N->getOperand(3);
13357   if (CC == X86::COND_E || CC == X86::COND_NE) {
13358     switch (Cond.getOpcode()) {
13359     default: break;
13360     case X86ISD::BSR:
13361     case X86ISD::BSF:
13362       // If operand of BSR / BSF are proven never zero, then ZF cannot be set.
13363       if (DAG.isKnownNeverZero(Cond.getOperand(0)))
13364         return (CC == X86::COND_E) ? FalseOp : TrueOp;
13365     }
13366   }
13367
13368   // If this is a select between two integer constants, try to do some
13369   // optimizations.  Note that the operands are ordered the opposite of SELECT
13370   // operands.
13371   if (ConstantSDNode *TrueC = dyn_cast<ConstantSDNode>(TrueOp)) {
13372     if (ConstantSDNode *FalseC = dyn_cast<ConstantSDNode>(FalseOp)) {
13373       // Canonicalize the TrueC/FalseC values so that TrueC (the true value) is
13374       // larger than FalseC (the false value).
13375       if (TrueC->getAPIntValue().ult(FalseC->getAPIntValue())) {
13376         CC = X86::GetOppositeBranchCondition(CC);
13377         std::swap(TrueC, FalseC);
13378       }
13379
13380       // Optimize C ? 8 : 0 -> zext(setcc(C)) << 3.  Likewise for any pow2/0.
13381       // This is efficient for any integer data type (including i8/i16) and
13382       // shift amount.
13383       if (FalseC->getAPIntValue() == 0 && TrueC->getAPIntValue().isPowerOf2()) {
13384         Cond = DAG.getNode(X86ISD::SETCC, DL, MVT::i8,
13385                            DAG.getConstant(CC, MVT::i8), Cond);
13386
13387         // Zero extend the condition if needed.
13388         Cond = DAG.getNode(ISD::ZERO_EXTEND, DL, TrueC->getValueType(0), Cond);
13389
13390         unsigned ShAmt = TrueC->getAPIntValue().logBase2();
13391         Cond = DAG.getNode(ISD::SHL, DL, Cond.getValueType(), Cond,
13392                            DAG.getConstant(ShAmt, MVT::i8));
13393         if (N->getNumValues() == 2)  // Dead flag value?
13394           return DCI.CombineTo(N, Cond, SDValue());
13395         return Cond;
13396       }
13397
13398       // Optimize Cond ? cst+1 : cst -> zext(setcc(C)+cst.  This is efficient
13399       // for any integer data type, including i8/i16.
13400       if (FalseC->getAPIntValue()+1 == TrueC->getAPIntValue()) {
13401         Cond = DAG.getNode(X86ISD::SETCC, DL, MVT::i8,
13402                            DAG.getConstant(CC, MVT::i8), Cond);
13403
13404         // Zero extend the condition if needed.
13405         Cond = DAG.getNode(ISD::ZERO_EXTEND, DL,
13406                            FalseC->getValueType(0), Cond);
13407         Cond = DAG.getNode(ISD::ADD, DL, Cond.getValueType(), Cond,
13408                            SDValue(FalseC, 0));
13409
13410         if (N->getNumValues() == 2)  // Dead flag value?
13411           return DCI.CombineTo(N, Cond, SDValue());
13412         return Cond;
13413       }
13414
13415       // Optimize cases that will turn into an LEA instruction.  This requires
13416       // an i32 or i64 and an efficient multiplier (1, 2, 3, 4, 5, 8, 9).
13417       if (N->getValueType(0) == MVT::i32 || N->getValueType(0) == MVT::i64) {
13418         uint64_t Diff = TrueC->getZExtValue()-FalseC->getZExtValue();
13419         if (N->getValueType(0) == MVT::i32) Diff = (unsigned)Diff;
13420
13421         bool isFastMultiplier = false;
13422         if (Diff < 10) {
13423           switch ((unsigned char)Diff) {
13424           default: break;
13425           case 1:  // result = add base, cond
13426           case 2:  // result = lea base(    , cond*2)
13427           case 3:  // result = lea base(cond, cond*2)
13428           case 4:  // result = lea base(    , cond*4)
13429           case 5:  // result = lea base(cond, cond*4)
13430           case 8:  // result = lea base(    , cond*8)
13431           case 9:  // result = lea base(cond, cond*8)
13432             isFastMultiplier = true;
13433             break;
13434           }
13435         }
13436
13437         if (isFastMultiplier) {
13438           APInt Diff = TrueC->getAPIntValue()-FalseC->getAPIntValue();
13439           Cond = DAG.getNode(X86ISD::SETCC, DL, MVT::i8,
13440                              DAG.getConstant(CC, MVT::i8), Cond);
13441           // Zero extend the condition if needed.
13442           Cond = DAG.getNode(ISD::ZERO_EXTEND, DL, FalseC->getValueType(0),
13443                              Cond);
13444           // Scale the condition by the difference.
13445           if (Diff != 1)
13446             Cond = DAG.getNode(ISD::MUL, DL, Cond.getValueType(), Cond,
13447                                DAG.getConstant(Diff, Cond.getValueType()));
13448
13449           // Add the base if non-zero.
13450           if (FalseC->getAPIntValue() != 0)
13451             Cond = DAG.getNode(ISD::ADD, DL, Cond.getValueType(), Cond,
13452                                SDValue(FalseC, 0));
13453           if (N->getNumValues() == 2)  // Dead flag value?
13454             return DCI.CombineTo(N, Cond, SDValue());
13455           return Cond;
13456         }
13457       }
13458     }
13459   }
13460   return SDValue();
13461 }
13462
13463
13464 /// PerformMulCombine - Optimize a single multiply with constant into two
13465 /// in order to implement it with two cheaper instructions, e.g.
13466 /// LEA + SHL, LEA + LEA.
13467 static SDValue PerformMulCombine(SDNode *N, SelectionDAG &DAG,
13468                                  TargetLowering::DAGCombinerInfo &DCI) {
13469   if (DCI.isBeforeLegalize() || DCI.isCalledByLegalizer())
13470     return SDValue();
13471
13472   EVT VT = N->getValueType(0);
13473   if (VT != MVT::i64)
13474     return SDValue();
13475
13476   ConstantSDNode *C = dyn_cast<ConstantSDNode>(N->getOperand(1));
13477   if (!C)
13478     return SDValue();
13479   uint64_t MulAmt = C->getZExtValue();
13480   if (isPowerOf2_64(MulAmt) || MulAmt == 3 || MulAmt == 5 || MulAmt == 9)
13481     return SDValue();
13482
13483   uint64_t MulAmt1 = 0;
13484   uint64_t MulAmt2 = 0;
13485   if ((MulAmt % 9) == 0) {
13486     MulAmt1 = 9;
13487     MulAmt2 = MulAmt / 9;
13488   } else if ((MulAmt % 5) == 0) {
13489     MulAmt1 = 5;
13490     MulAmt2 = MulAmt / 5;
13491   } else if ((MulAmt % 3) == 0) {
13492     MulAmt1 = 3;
13493     MulAmt2 = MulAmt / 3;
13494   }
13495   if (MulAmt2 &&
13496       (isPowerOf2_64(MulAmt2) || MulAmt2 == 3 || MulAmt2 == 5 || MulAmt2 == 9)){
13497     DebugLoc DL = N->getDebugLoc();
13498
13499     if (isPowerOf2_64(MulAmt2) &&
13500         !(N->hasOneUse() && N->use_begin()->getOpcode() == ISD::ADD))
13501       // If second multiplifer is pow2, issue it first. We want the multiply by
13502       // 3, 5, or 9 to be folded into the addressing mode unless the lone use
13503       // is an add.
13504       std::swap(MulAmt1, MulAmt2);
13505
13506     SDValue NewMul;
13507     if (isPowerOf2_64(MulAmt1))
13508       NewMul = DAG.getNode(ISD::SHL, DL, VT, N->getOperand(0),
13509                            DAG.getConstant(Log2_64(MulAmt1), MVT::i8));
13510     else
13511       NewMul = DAG.getNode(X86ISD::MUL_IMM, DL, VT, N->getOperand(0),
13512                            DAG.getConstant(MulAmt1, VT));
13513
13514     if (isPowerOf2_64(MulAmt2))
13515       NewMul = DAG.getNode(ISD::SHL, DL, VT, NewMul,
13516                            DAG.getConstant(Log2_64(MulAmt2), MVT::i8));
13517     else
13518       NewMul = DAG.getNode(X86ISD::MUL_IMM, DL, VT, NewMul,
13519                            DAG.getConstant(MulAmt2, VT));
13520
13521     // Do not add new nodes to DAG combiner worklist.
13522     DCI.CombineTo(N, NewMul, false);
13523   }
13524   return SDValue();
13525 }
13526
13527 static SDValue PerformSHLCombine(SDNode *N, SelectionDAG &DAG) {
13528   SDValue N0 = N->getOperand(0);
13529   SDValue N1 = N->getOperand(1);
13530   ConstantSDNode *N1C = dyn_cast<ConstantSDNode>(N1);
13531   EVT VT = N0.getValueType();
13532
13533   // fold (shl (and (setcc_c), c1), c2) -> (and setcc_c, (c1 << c2))
13534   // since the result of setcc_c is all zero's or all ones.
13535   if (VT.isInteger() && !VT.isVector() &&
13536       N1C && N0.getOpcode() == ISD::AND &&
13537       N0.getOperand(1).getOpcode() == ISD::Constant) {
13538     SDValue N00 = N0.getOperand(0);
13539     if (N00.getOpcode() == X86ISD::SETCC_CARRY ||
13540         ((N00.getOpcode() == ISD::ANY_EXTEND ||
13541           N00.getOpcode() == ISD::ZERO_EXTEND) &&
13542          N00.getOperand(0).getOpcode() == X86ISD::SETCC_CARRY)) {
13543       APInt Mask = cast<ConstantSDNode>(N0.getOperand(1))->getAPIntValue();
13544       APInt ShAmt = N1C->getAPIntValue();
13545       Mask = Mask.shl(ShAmt);
13546       if (Mask != 0)
13547         return DAG.getNode(ISD::AND, N->getDebugLoc(), VT,
13548                            N00, DAG.getConstant(Mask, VT));
13549     }
13550   }
13551
13552
13553   // Hardware support for vector shifts is sparse which makes us scalarize the
13554   // vector operations in many cases. Also, on sandybridge ADD is faster than
13555   // shl.
13556   // (shl V, 1) -> add V,V
13557   if (isSplatVector(N1.getNode())) {
13558     assert(N0.getValueType().isVector() && "Invalid vector shift type");
13559     ConstantSDNode *N1C = dyn_cast<ConstantSDNode>(N1->getOperand(0));
13560     // We shift all of the values by one. In many cases we do not have
13561     // hardware support for this operation. This is better expressed as an ADD
13562     // of two values.
13563     if (N1C && (1 == N1C->getZExtValue())) {
13564       return DAG.getNode(ISD::ADD, N->getDebugLoc(), VT, N0, N0);
13565     }
13566   }
13567
13568   return SDValue();
13569 }
13570
13571 /// PerformShiftCombine - Transforms vector shift nodes to use vector shifts
13572 ///                       when possible.
13573 static SDValue PerformShiftCombine(SDNode* N, SelectionDAG &DAG,
13574                                    TargetLowering::DAGCombinerInfo &DCI,
13575                                    const X86Subtarget *Subtarget) {
13576   EVT VT = N->getValueType(0);
13577   if (N->getOpcode() == ISD::SHL) {
13578     SDValue V = PerformSHLCombine(N, DAG);
13579     if (V.getNode()) return V;
13580   }
13581
13582   // On X86 with SSE2 support, we can transform this to a vector shift if
13583   // all elements are shifted by the same amount.  We can't do this in legalize
13584   // because the a constant vector is typically transformed to a constant pool
13585   // so we have no knowledge of the shift amount.
13586   if (!Subtarget->hasSSE2())
13587     return SDValue();
13588
13589   if (VT != MVT::v2i64 && VT != MVT::v4i32 && VT != MVT::v8i16 &&
13590       (!Subtarget->hasAVX2() ||
13591        (VT != MVT::v4i64 && VT != MVT::v8i32 && VT != MVT::v16i16)))
13592     return SDValue();
13593
13594   SDValue ShAmtOp = N->getOperand(1);
13595   EVT EltVT = VT.getVectorElementType();
13596   DebugLoc DL = N->getDebugLoc();
13597   SDValue BaseShAmt = SDValue();
13598   if (ShAmtOp.getOpcode() == ISD::BUILD_VECTOR) {
13599     unsigned NumElts = VT.getVectorNumElements();
13600     unsigned i = 0;
13601     for (; i != NumElts; ++i) {
13602       SDValue Arg = ShAmtOp.getOperand(i);
13603       if (Arg.getOpcode() == ISD::UNDEF) continue;
13604       BaseShAmt = Arg;
13605       break;
13606     }
13607     // Handle the case where the build_vector is all undef
13608     // FIXME: Should DAG allow this?
13609     if (i == NumElts)
13610       return SDValue();
13611
13612     for (; i != NumElts; ++i) {
13613       SDValue Arg = ShAmtOp.getOperand(i);
13614       if (Arg.getOpcode() == ISD::UNDEF) continue;
13615       if (Arg != BaseShAmt) {
13616         return SDValue();
13617       }
13618     }
13619   } else if (ShAmtOp.getOpcode() == ISD::VECTOR_SHUFFLE &&
13620              cast<ShuffleVectorSDNode>(ShAmtOp)->isSplat()) {
13621     SDValue InVec = ShAmtOp.getOperand(0);
13622     if (InVec.getOpcode() == ISD::BUILD_VECTOR) {
13623       unsigned NumElts = InVec.getValueType().getVectorNumElements();
13624       unsigned i = 0;
13625       for (; i != NumElts; ++i) {
13626         SDValue Arg = InVec.getOperand(i);
13627         if (Arg.getOpcode() == ISD::UNDEF) continue;
13628         BaseShAmt = Arg;
13629         break;
13630       }
13631     } else if (InVec.getOpcode() == ISD::INSERT_VECTOR_ELT) {
13632        if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(InVec.getOperand(2))) {
13633          unsigned SplatIdx= cast<ShuffleVectorSDNode>(ShAmtOp)->getSplatIndex();
13634          if (C->getZExtValue() == SplatIdx)
13635            BaseShAmt = InVec.getOperand(1);
13636        }
13637     }
13638     if (BaseShAmt.getNode() == 0) {
13639       // Don't create instructions with illegal types after legalize
13640       // types has run.
13641       if (!DAG.getTargetLoweringInfo().isTypeLegal(EltVT) &&
13642           !DCI.isBeforeLegalize())
13643         return SDValue();
13644
13645       BaseShAmt = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, DL, EltVT, ShAmtOp,
13646                               DAG.getIntPtrConstant(0));
13647     }
13648   } else
13649     return SDValue();
13650
13651   // The shift amount is an i32.
13652   if (EltVT.bitsGT(MVT::i32))
13653     BaseShAmt = DAG.getNode(ISD::TRUNCATE, DL, MVT::i32, BaseShAmt);
13654   else if (EltVT.bitsLT(MVT::i32))
13655     BaseShAmt = DAG.getNode(ISD::ZERO_EXTEND, DL, MVT::i32, BaseShAmt);
13656
13657   // The shift amount is identical so we can do a vector shift.
13658   SDValue  ValOp = N->getOperand(0);
13659   switch (N->getOpcode()) {
13660   default:
13661     llvm_unreachable("Unknown shift opcode!");
13662   case ISD::SHL:
13663     switch (VT.getSimpleVT().SimpleTy) {
13664     default: return SDValue();
13665     case MVT::v2i64:
13666     case MVT::v4i32:
13667     case MVT::v8i16:
13668     case MVT::v4i64:
13669     case MVT::v8i32:
13670     case MVT::v16i16:
13671       return getTargetVShiftNode(X86ISD::VSHLI, DL, VT, ValOp, BaseShAmt, DAG);
13672     }
13673   case ISD::SRA:
13674     switch (VT.getSimpleVT().SimpleTy) {
13675     default: return SDValue();
13676     case MVT::v4i32:
13677     case MVT::v8i16:
13678     case MVT::v8i32:
13679     case MVT::v16i16:
13680       return getTargetVShiftNode(X86ISD::VSRAI, DL, VT, ValOp, BaseShAmt, DAG);
13681     }
13682   case ISD::SRL:
13683     switch (VT.getSimpleVT().SimpleTy) {
13684     default: return SDValue();
13685     case MVT::v2i64:
13686     case MVT::v4i32:
13687     case MVT::v8i16:
13688     case MVT::v4i64:
13689     case MVT::v8i32:
13690     case MVT::v16i16:
13691       return getTargetVShiftNode(X86ISD::VSRLI, DL, VT, ValOp, BaseShAmt, DAG);
13692     }
13693   }
13694 }
13695
13696
13697 // CMPEQCombine - Recognize the distinctive  (AND (setcc ...) (setcc ..))
13698 // where both setccs reference the same FP CMP, and rewrite for CMPEQSS
13699 // and friends.  Likewise for OR -> CMPNEQSS.
13700 static SDValue CMPEQCombine(SDNode *N, SelectionDAG &DAG,
13701                             TargetLowering::DAGCombinerInfo &DCI,
13702                             const X86Subtarget *Subtarget) {
13703   unsigned opcode;
13704
13705   // SSE1 supports CMP{eq|ne}SS, and SSE2 added CMP{eq|ne}SD, but
13706   // we're requiring SSE2 for both.
13707   if (Subtarget->hasSSE2() && isAndOrOfSetCCs(SDValue(N, 0U), opcode)) {
13708     SDValue N0 = N->getOperand(0);
13709     SDValue N1 = N->getOperand(1);
13710     SDValue CMP0 = N0->getOperand(1);
13711     SDValue CMP1 = N1->getOperand(1);
13712     DebugLoc DL = N->getDebugLoc();
13713
13714     // The SETCCs should both refer to the same CMP.
13715     if (CMP0.getOpcode() != X86ISD::CMP || CMP0 != CMP1)
13716       return SDValue();
13717
13718     SDValue CMP00 = CMP0->getOperand(0);
13719     SDValue CMP01 = CMP0->getOperand(1);
13720     EVT     VT    = CMP00.getValueType();
13721
13722     if (VT == MVT::f32 || VT == MVT::f64) {
13723       bool ExpectingFlags = false;
13724       // Check for any users that want flags:
13725       for (SDNode::use_iterator UI = N->use_begin(),
13726              UE = N->use_end();
13727            !ExpectingFlags && UI != UE; ++UI)
13728         switch (UI->getOpcode()) {
13729         default:
13730         case ISD::BR_CC:
13731         case ISD::BRCOND:
13732         case ISD::SELECT:
13733           ExpectingFlags = true;
13734           break;
13735         case ISD::CopyToReg:
13736         case ISD::SIGN_EXTEND:
13737         case ISD::ZERO_EXTEND:
13738         case ISD::ANY_EXTEND:
13739           break;
13740         }
13741
13742       if (!ExpectingFlags) {
13743         enum X86::CondCode cc0 = (enum X86::CondCode)N0.getConstantOperandVal(0);
13744         enum X86::CondCode cc1 = (enum X86::CondCode)N1.getConstantOperandVal(0);
13745
13746         if (cc1 == X86::COND_E || cc1 == X86::COND_NE) {
13747           X86::CondCode tmp = cc0;
13748           cc0 = cc1;
13749           cc1 = tmp;
13750         }
13751
13752         if ((cc0 == X86::COND_E  && cc1 == X86::COND_NP) ||
13753             (cc0 == X86::COND_NE && cc1 == X86::COND_P)) {
13754           bool is64BitFP = (CMP00.getValueType() == MVT::f64);
13755           X86ISD::NodeType NTOperator = is64BitFP ?
13756             X86ISD::FSETCCsd : X86ISD::FSETCCss;
13757           // FIXME: need symbolic constants for these magic numbers.
13758           // See X86ATTInstPrinter.cpp:printSSECC().
13759           unsigned x86cc = (cc0 == X86::COND_E) ? 0 : 4;
13760           SDValue OnesOrZeroesF = DAG.getNode(NTOperator, DL, MVT::f32, CMP00, CMP01,
13761                                               DAG.getConstant(x86cc, MVT::i8));
13762           SDValue OnesOrZeroesI = DAG.getNode(ISD::BITCAST, DL, MVT::i32,
13763                                               OnesOrZeroesF);
13764           SDValue ANDed = DAG.getNode(ISD::AND, DL, MVT::i32, OnesOrZeroesI,
13765                                       DAG.getConstant(1, MVT::i32));
13766           SDValue OneBitOfTruth = DAG.getNode(ISD::TRUNCATE, DL, MVT::i8, ANDed);
13767           return OneBitOfTruth;
13768         }
13769       }
13770     }
13771   }
13772   return SDValue();
13773 }
13774
13775 /// CanFoldXORWithAllOnes - Test whether the XOR operand is a AllOnes vector
13776 /// so it can be folded inside ANDNP.
13777 static bool CanFoldXORWithAllOnes(const SDNode *N) {
13778   EVT VT = N->getValueType(0);
13779
13780   // Match direct AllOnes for 128 and 256-bit vectors
13781   if (ISD::isBuildVectorAllOnes(N))
13782     return true;
13783
13784   // Look through a bit convert.
13785   if (N->getOpcode() == ISD::BITCAST)
13786     N = N->getOperand(0).getNode();
13787
13788   // Sometimes the operand may come from a insert_subvector building a 256-bit
13789   // allones vector
13790   if (VT.getSizeInBits() == 256 &&
13791       N->getOpcode() == ISD::INSERT_SUBVECTOR) {
13792     SDValue V1 = N->getOperand(0);
13793     SDValue V2 = N->getOperand(1);
13794
13795     if (V1.getOpcode() == ISD::INSERT_SUBVECTOR &&
13796         V1.getOperand(0).getOpcode() == ISD::UNDEF &&
13797         ISD::isBuildVectorAllOnes(V1.getOperand(1).getNode()) &&
13798         ISD::isBuildVectorAllOnes(V2.getNode()))
13799       return true;
13800   }
13801
13802   return false;
13803 }
13804
13805 static SDValue PerformAndCombine(SDNode *N, SelectionDAG &DAG,
13806                                  TargetLowering::DAGCombinerInfo &DCI,
13807                                  const X86Subtarget *Subtarget) {
13808   if (DCI.isBeforeLegalizeOps())
13809     return SDValue();
13810
13811   SDValue R = CMPEQCombine(N, DAG, DCI, Subtarget);
13812   if (R.getNode())
13813     return R;
13814
13815   EVT VT = N->getValueType(0);
13816
13817   // Create ANDN, BLSI, and BLSR instructions
13818   // BLSI is X & (-X)
13819   // BLSR is X & (X-1)
13820   if (Subtarget->hasBMI() && (VT == MVT::i32 || VT == MVT::i64)) {
13821     SDValue N0 = N->getOperand(0);
13822     SDValue N1 = N->getOperand(1);
13823     DebugLoc DL = N->getDebugLoc();
13824
13825     // Check LHS for not
13826     if (N0.getOpcode() == ISD::XOR && isAllOnes(N0.getOperand(1)))
13827       return DAG.getNode(X86ISD::ANDN, DL, VT, N0.getOperand(0), N1);
13828     // Check RHS for not
13829     if (N1.getOpcode() == ISD::XOR && isAllOnes(N1.getOperand(1)))
13830       return DAG.getNode(X86ISD::ANDN, DL, VT, N1.getOperand(0), N0);
13831
13832     // Check LHS for neg
13833     if (N0.getOpcode() == ISD::SUB && N0.getOperand(1) == N1 &&
13834         isZero(N0.getOperand(0)))
13835       return DAG.getNode(X86ISD::BLSI, DL, VT, N1);
13836
13837     // Check RHS for neg
13838     if (N1.getOpcode() == ISD::SUB && N1.getOperand(1) == N0 &&
13839         isZero(N1.getOperand(0)))
13840       return DAG.getNode(X86ISD::BLSI, DL, VT, N0);
13841
13842     // Check LHS for X-1
13843     if (N0.getOpcode() == ISD::ADD && N0.getOperand(0) == N1 &&
13844         isAllOnes(N0.getOperand(1)))
13845       return DAG.getNode(X86ISD::BLSR, DL, VT, N1);
13846
13847     // Check RHS for X-1
13848     if (N1.getOpcode() == ISD::ADD && N1.getOperand(0) == N0 &&
13849         isAllOnes(N1.getOperand(1)))
13850       return DAG.getNode(X86ISD::BLSR, DL, VT, N0);
13851
13852     return SDValue();
13853   }
13854
13855   // Want to form ANDNP nodes:
13856   // 1) In the hopes of then easily combining them with OR and AND nodes
13857   //    to form PBLEND/PSIGN.
13858   // 2) To match ANDN packed intrinsics
13859   if (VT != MVT::v2i64 && VT != MVT::v4i64)
13860     return SDValue();
13861
13862   SDValue N0 = N->getOperand(0);
13863   SDValue N1 = N->getOperand(1);
13864   DebugLoc DL = N->getDebugLoc();
13865
13866   // Check LHS for vnot
13867   if (N0.getOpcode() == ISD::XOR &&
13868       //ISD::isBuildVectorAllOnes(N0.getOperand(1).getNode()))
13869       CanFoldXORWithAllOnes(N0.getOperand(1).getNode()))
13870     return DAG.getNode(X86ISD::ANDNP, DL, VT, N0.getOperand(0), N1);
13871
13872   // Check RHS for vnot
13873   if (N1.getOpcode() == ISD::XOR &&
13874       //ISD::isBuildVectorAllOnes(N1.getOperand(1).getNode()))
13875       CanFoldXORWithAllOnes(N1.getOperand(1).getNode()))
13876     return DAG.getNode(X86ISD::ANDNP, DL, VT, N1.getOperand(0), N0);
13877
13878   return SDValue();
13879 }
13880
13881 static SDValue PerformOrCombine(SDNode *N, SelectionDAG &DAG,
13882                                 TargetLowering::DAGCombinerInfo &DCI,
13883                                 const X86Subtarget *Subtarget) {
13884   if (DCI.isBeforeLegalizeOps())
13885     return SDValue();
13886
13887   SDValue R = CMPEQCombine(N, DAG, DCI, Subtarget);
13888   if (R.getNode())
13889     return R;
13890
13891   EVT VT = N->getValueType(0);
13892
13893   SDValue N0 = N->getOperand(0);
13894   SDValue N1 = N->getOperand(1);
13895
13896   // look for psign/blend
13897   if (VT == MVT::v2i64 || VT == MVT::v4i64) {
13898     if (!Subtarget->hasSSSE3() ||
13899         (VT == MVT::v4i64 && !Subtarget->hasAVX2()))
13900       return SDValue();
13901
13902     // Canonicalize pandn to RHS
13903     if (N0.getOpcode() == X86ISD::ANDNP)
13904       std::swap(N0, N1);
13905     // or (and (m, y), (pandn m, x))
13906     if (N0.getOpcode() == ISD::AND && N1.getOpcode() == X86ISD::ANDNP) {
13907       SDValue Mask = N1.getOperand(0);
13908       SDValue X    = N1.getOperand(1);
13909       SDValue Y;
13910       if (N0.getOperand(0) == Mask)
13911         Y = N0.getOperand(1);
13912       if (N0.getOperand(1) == Mask)
13913         Y = N0.getOperand(0);
13914
13915       // Check to see if the mask appeared in both the AND and ANDNP and
13916       if (!Y.getNode())
13917         return SDValue();
13918
13919       // Validate that X, Y, and Mask are BIT_CONVERTS, and see through them.
13920       if (Mask.getOpcode() != ISD::BITCAST ||
13921           X.getOpcode() != ISD::BITCAST ||
13922           Y.getOpcode() != ISD::BITCAST)
13923         return SDValue();
13924
13925       // Look through mask bitcast.
13926       Mask = Mask.getOperand(0);
13927       EVT MaskVT = Mask.getValueType();
13928
13929       // Validate that the Mask operand is a vector sra node.
13930       // FIXME: what to do for bytes, since there is a psignb/pblendvb, but
13931       // there is no psrai.b
13932       if (Mask.getOpcode() != X86ISD::VSRAI)
13933         return SDValue();
13934
13935       // Check that the SRA is all signbits.
13936       SDValue SraC = Mask.getOperand(1);
13937       unsigned SraAmt  = cast<ConstantSDNode>(SraC)->getZExtValue();
13938       unsigned EltBits = MaskVT.getVectorElementType().getSizeInBits();
13939       if ((SraAmt + 1) != EltBits)
13940         return SDValue();
13941
13942       DebugLoc DL = N->getDebugLoc();
13943
13944       // Now we know we at least have a plendvb with the mask val.  See if
13945       // we can form a psignb/w/d.
13946       // psign = x.type == y.type == mask.type && y = sub(0, x);
13947       X = X.getOperand(0);
13948       Y = Y.getOperand(0);
13949       if (Y.getOpcode() == ISD::SUB && Y.getOperand(1) == X &&
13950           ISD::isBuildVectorAllZeros(Y.getOperand(0).getNode()) &&
13951           X.getValueType() == MaskVT && Y.getValueType() == MaskVT) {
13952         assert((EltBits == 8 || EltBits == 16 || EltBits == 32) &&
13953                "Unsupported VT for PSIGN");
13954         Mask = DAG.getNode(X86ISD::PSIGN, DL, MaskVT, X, Mask.getOperand(0));
13955         return DAG.getNode(ISD::BITCAST, DL, VT, Mask);
13956       }
13957       // PBLENDVB only available on SSE 4.1
13958       if (!Subtarget->hasSSE41())
13959         return SDValue();
13960
13961       EVT BlendVT = (VT == MVT::v4i64) ? MVT::v32i8 : MVT::v16i8;
13962
13963       X = DAG.getNode(ISD::BITCAST, DL, BlendVT, X);
13964       Y = DAG.getNode(ISD::BITCAST, DL, BlendVT, Y);
13965       Mask = DAG.getNode(ISD::BITCAST, DL, BlendVT, Mask);
13966       Mask = DAG.getNode(ISD::VSELECT, DL, BlendVT, Mask, Y, X);
13967       return DAG.getNode(ISD::BITCAST, DL, VT, Mask);
13968     }
13969   }
13970
13971   if (VT != MVT::i16 && VT != MVT::i32 && VT != MVT::i64)
13972     return SDValue();
13973
13974   // fold (or (x << c) | (y >> (64 - c))) ==> (shld64 x, y, c)
13975   if (N0.getOpcode() == ISD::SRL && N1.getOpcode() == ISD::SHL)
13976     std::swap(N0, N1);
13977   if (N0.getOpcode() != ISD::SHL || N1.getOpcode() != ISD::SRL)
13978     return SDValue();
13979   if (!N0.hasOneUse() || !N1.hasOneUse())
13980     return SDValue();
13981
13982   SDValue ShAmt0 = N0.getOperand(1);
13983   if (ShAmt0.getValueType() != MVT::i8)
13984     return SDValue();
13985   SDValue ShAmt1 = N1.getOperand(1);
13986   if (ShAmt1.getValueType() != MVT::i8)
13987     return SDValue();
13988   if (ShAmt0.getOpcode() == ISD::TRUNCATE)
13989     ShAmt0 = ShAmt0.getOperand(0);
13990   if (ShAmt1.getOpcode() == ISD::TRUNCATE)
13991     ShAmt1 = ShAmt1.getOperand(0);
13992
13993   DebugLoc DL = N->getDebugLoc();
13994   unsigned Opc = X86ISD::SHLD;
13995   SDValue Op0 = N0.getOperand(0);
13996   SDValue Op1 = N1.getOperand(0);
13997   if (ShAmt0.getOpcode() == ISD::SUB) {
13998     Opc = X86ISD::SHRD;
13999     std::swap(Op0, Op1);
14000     std::swap(ShAmt0, ShAmt1);
14001   }
14002
14003   unsigned Bits = VT.getSizeInBits();
14004   if (ShAmt1.getOpcode() == ISD::SUB) {
14005     SDValue Sum = ShAmt1.getOperand(0);
14006     if (ConstantSDNode *SumC = dyn_cast<ConstantSDNode>(Sum)) {
14007       SDValue ShAmt1Op1 = ShAmt1.getOperand(1);
14008       if (ShAmt1Op1.getNode()->getOpcode() == ISD::TRUNCATE)
14009         ShAmt1Op1 = ShAmt1Op1.getOperand(0);
14010       if (SumC->getSExtValue() == Bits && ShAmt1Op1 == ShAmt0)
14011         return DAG.getNode(Opc, DL, VT,
14012                            Op0, Op1,
14013                            DAG.getNode(ISD::TRUNCATE, DL,
14014                                        MVT::i8, ShAmt0));
14015     }
14016   } else if (ConstantSDNode *ShAmt1C = dyn_cast<ConstantSDNode>(ShAmt1)) {
14017     ConstantSDNode *ShAmt0C = dyn_cast<ConstantSDNode>(ShAmt0);
14018     if (ShAmt0C &&
14019         ShAmt0C->getSExtValue() + ShAmt1C->getSExtValue() == Bits)
14020       return DAG.getNode(Opc, DL, VT,
14021                          N0.getOperand(0), N1.getOperand(0),
14022                          DAG.getNode(ISD::TRUNCATE, DL,
14023                                        MVT::i8, ShAmt0));
14024   }
14025
14026   return SDValue();
14027 }
14028
14029 // PerformXorCombine - Attempts to turn XOR nodes into BLSMSK nodes
14030 static SDValue PerformXorCombine(SDNode *N, SelectionDAG &DAG,
14031                                  TargetLowering::DAGCombinerInfo &DCI,
14032                                  const X86Subtarget *Subtarget) {
14033   if (DCI.isBeforeLegalizeOps())
14034     return SDValue();
14035
14036   EVT VT = N->getValueType(0);
14037
14038   if (VT != MVT::i32 && VT != MVT::i64)
14039     return SDValue();
14040
14041   assert(Subtarget->hasBMI() && "Creating BLSMSK requires BMI instructions");
14042
14043   // Create BLSMSK instructions by finding X ^ (X-1)
14044   SDValue N0 = N->getOperand(0);
14045   SDValue N1 = N->getOperand(1);
14046   DebugLoc DL = N->getDebugLoc();
14047
14048   if (N0.getOpcode() == ISD::ADD && N0.getOperand(0) == N1 &&
14049       isAllOnes(N0.getOperand(1)))
14050     return DAG.getNode(X86ISD::BLSMSK, DL, VT, N1);
14051
14052   if (N1.getOpcode() == ISD::ADD && N1.getOperand(0) == N0 &&
14053       isAllOnes(N1.getOperand(1)))
14054     return DAG.getNode(X86ISD::BLSMSK, DL, VT, N0);
14055
14056   return SDValue();
14057 }
14058
14059 /// PerformLOADCombine - Do target-specific dag combines on LOAD nodes.
14060 static SDValue PerformLOADCombine(SDNode *N, SelectionDAG &DAG,
14061                                    const X86Subtarget *Subtarget) {
14062   LoadSDNode *Ld = cast<LoadSDNode>(N);
14063   EVT RegVT = Ld->getValueType(0);
14064   EVT MemVT = Ld->getMemoryVT();
14065   DebugLoc dl = Ld->getDebugLoc();
14066   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
14067
14068   ISD::LoadExtType Ext = Ld->getExtensionType();
14069
14070   // If this is a vector EXT Load then attempt to optimize it using a
14071   // shuffle. We need SSE4 for the shuffles.
14072   // TODO: It is possible to support ZExt by zeroing the undef values
14073   // during the shuffle phase or after the shuffle.
14074   if (RegVT.isVector() && RegVT.isInteger() &&
14075       Ext == ISD::EXTLOAD && Subtarget->hasSSE41()) {
14076     assert(MemVT != RegVT && "Cannot extend to the same type");
14077     assert(MemVT.isVector() && "Must load a vector from memory");
14078
14079     unsigned NumElems = RegVT.getVectorNumElements();
14080     unsigned RegSz = RegVT.getSizeInBits();
14081     unsigned MemSz = MemVT.getSizeInBits();
14082     assert(RegSz > MemSz && "Register size must be greater than the mem size");
14083     // All sizes must be a power of two
14084     if (!isPowerOf2_32(RegSz * MemSz * NumElems)) return SDValue();
14085
14086     // Attempt to load the original value using a single load op.
14087     // Find a scalar type which is equal to the loaded word size.
14088     MVT SclrLoadTy = MVT::i8;
14089     for (unsigned tp = MVT::FIRST_INTEGER_VALUETYPE;
14090          tp < MVT::LAST_INTEGER_VALUETYPE; ++tp) {
14091       MVT Tp = (MVT::SimpleValueType)tp;
14092       if (TLI.isTypeLegal(Tp) &&  Tp.getSizeInBits() == MemSz) {
14093         SclrLoadTy = Tp;
14094         break;
14095       }
14096     }
14097
14098     // Proceed if a load word is found.
14099     if (SclrLoadTy.getSizeInBits() != MemSz) return SDValue();
14100
14101     EVT LoadUnitVecVT = EVT::getVectorVT(*DAG.getContext(), SclrLoadTy,
14102       RegSz/SclrLoadTy.getSizeInBits());
14103
14104     EVT WideVecVT = EVT::getVectorVT(*DAG.getContext(), MemVT.getScalarType(),
14105                                   RegSz/MemVT.getScalarType().getSizeInBits());
14106     // Can't shuffle using an illegal type.
14107     if (!TLI.isTypeLegal(WideVecVT)) return SDValue();
14108
14109     // Perform a single load.
14110     SDValue ScalarLoad = DAG.getLoad(SclrLoadTy, dl, Ld->getChain(),
14111                                   Ld->getBasePtr(),
14112                                   Ld->getPointerInfo(), Ld->isVolatile(),
14113                                   Ld->isNonTemporal(), Ld->isInvariant(),
14114                                   Ld->getAlignment());
14115
14116     // Insert the word loaded into a vector.
14117     SDValue ScalarInVector = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl,
14118       LoadUnitVecVT, ScalarLoad);
14119
14120     // Bitcast the loaded value to a vector of the original element type, in
14121     // the size of the target vector type.
14122     SDValue SlicedVec = DAG.getNode(ISD::BITCAST, dl, WideVecVT,
14123                                     ScalarInVector);
14124     unsigned SizeRatio = RegSz/MemSz;
14125
14126     // Redistribute the loaded elements into the different locations.
14127     SmallVector<int, 8> ShuffleVec(NumElems * SizeRatio, -1);
14128     for (unsigned i = 0; i < NumElems; i++) ShuffleVec[i*SizeRatio] = i;
14129
14130     SDValue Shuff = DAG.getVectorShuffle(WideVecVT, dl, SlicedVec,
14131                                 DAG.getUNDEF(SlicedVec.getValueType()),
14132                                 ShuffleVec.data());
14133
14134     // Bitcast to the requested type.
14135     Shuff = DAG.getNode(ISD::BITCAST, dl, RegVT, Shuff);
14136     // Replace the original load with the new sequence
14137     // and return the new chain.
14138     DAG.ReplaceAllUsesOfValueWith(SDValue(N, 0), Shuff);
14139     return SDValue(ScalarLoad.getNode(), 1);
14140   }
14141
14142   return SDValue();
14143 }
14144
14145 /// PerformSTORECombine - Do target-specific dag combines on STORE nodes.
14146 static SDValue PerformSTORECombine(SDNode *N, SelectionDAG &DAG,
14147                                    const X86Subtarget *Subtarget) {
14148   StoreSDNode *St = cast<StoreSDNode>(N);
14149   EVT VT = St->getValue().getValueType();
14150   EVT StVT = St->getMemoryVT();
14151   DebugLoc dl = St->getDebugLoc();
14152   SDValue StoredVal = St->getOperand(1);
14153   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
14154
14155   // If we are saving a concatenation of two XMM registers, perform two stores.
14156   // This is better in Sandy Bridge cause one 256-bit mem op is done via two
14157   // 128-bit ones. If in the future the cost becomes only one memory access the
14158   // first version would be better.
14159   if (VT.getSizeInBits() == 256 &&
14160     StoredVal.getNode()->getOpcode() == ISD::CONCAT_VECTORS &&
14161     StoredVal.getNumOperands() == 2) {
14162
14163     SDValue Value0 = StoredVal.getOperand(0);
14164     SDValue Value1 = StoredVal.getOperand(1);
14165
14166     SDValue Stride = DAG.getConstant(16, TLI.getPointerTy());
14167     SDValue Ptr0 = St->getBasePtr();
14168     SDValue Ptr1 = DAG.getNode(ISD::ADD, dl, Ptr0.getValueType(), Ptr0, Stride);
14169
14170     SDValue Ch0 = DAG.getStore(St->getChain(), dl, Value0, Ptr0,
14171                                 St->getPointerInfo(), St->isVolatile(),
14172                                 St->isNonTemporal(), St->getAlignment());
14173     SDValue Ch1 = DAG.getStore(St->getChain(), dl, Value1, Ptr1,
14174                                 St->getPointerInfo(), St->isVolatile(),
14175                                 St->isNonTemporal(), St->getAlignment());
14176     return DAG.getNode(ISD::TokenFactor, dl, MVT::Other, Ch0, Ch1);
14177   }
14178
14179   // Optimize trunc store (of multiple scalars) to shuffle and store.
14180   // First, pack all of the elements in one place. Next, store to memory
14181   // in fewer chunks.
14182   if (St->isTruncatingStore() && VT.isVector()) {
14183     const TargetLowering &TLI = DAG.getTargetLoweringInfo();
14184     unsigned NumElems = VT.getVectorNumElements();
14185     assert(StVT != VT && "Cannot truncate to the same type");
14186     unsigned FromSz = VT.getVectorElementType().getSizeInBits();
14187     unsigned ToSz = StVT.getVectorElementType().getSizeInBits();
14188
14189     // From, To sizes and ElemCount must be pow of two
14190     if (!isPowerOf2_32(NumElems * FromSz * ToSz)) return SDValue();
14191     // We are going to use the original vector elt for storing.
14192     // Accumulated smaller vector elements must be a multiple of the store size.
14193     if (0 != (NumElems * FromSz) % ToSz) return SDValue();
14194
14195     unsigned SizeRatio  = FromSz / ToSz;
14196
14197     assert(SizeRatio * NumElems * ToSz == VT.getSizeInBits());
14198
14199     // Create a type on which we perform the shuffle
14200     EVT WideVecVT = EVT::getVectorVT(*DAG.getContext(),
14201             StVT.getScalarType(), NumElems*SizeRatio);
14202
14203     assert(WideVecVT.getSizeInBits() == VT.getSizeInBits());
14204
14205     SDValue WideVec = DAG.getNode(ISD::BITCAST, dl, WideVecVT, St->getValue());
14206     SmallVector<int, 8> ShuffleVec(NumElems * SizeRatio, -1);
14207     for (unsigned i = 0; i < NumElems; i++ ) ShuffleVec[i] = i * SizeRatio;
14208
14209     // Can't shuffle using an illegal type
14210     if (!TLI.isTypeLegal(WideVecVT)) return SDValue();
14211
14212     SDValue Shuff = DAG.getVectorShuffle(WideVecVT, dl, WideVec,
14213                                 DAG.getUNDEF(WideVec.getValueType()),
14214                                 ShuffleVec.data());
14215     // At this point all of the data is stored at the bottom of the
14216     // register. We now need to save it to mem.
14217
14218     // Find the largest store unit
14219     MVT StoreType = MVT::i8;
14220     for (unsigned tp = MVT::FIRST_INTEGER_VALUETYPE;
14221          tp < MVT::LAST_INTEGER_VALUETYPE; ++tp) {
14222       MVT Tp = (MVT::SimpleValueType)tp;
14223       if (TLI.isTypeLegal(Tp) && StoreType.getSizeInBits() < NumElems * ToSz)
14224         StoreType = Tp;
14225     }
14226
14227     // Bitcast the original vector into a vector of store-size units
14228     EVT StoreVecVT = EVT::getVectorVT(*DAG.getContext(),
14229             StoreType, VT.getSizeInBits()/EVT(StoreType).getSizeInBits());
14230     assert(StoreVecVT.getSizeInBits() == VT.getSizeInBits());
14231     SDValue ShuffWide = DAG.getNode(ISD::BITCAST, dl, StoreVecVT, Shuff);
14232     SmallVector<SDValue, 8> Chains;
14233     SDValue Increment = DAG.getConstant(StoreType.getSizeInBits()/8,
14234                                         TLI.getPointerTy());
14235     SDValue Ptr = St->getBasePtr();
14236
14237     // Perform one or more big stores into memory.
14238     for (unsigned i = 0; i < (ToSz*NumElems)/StoreType.getSizeInBits() ; i++) {
14239       SDValue SubVec = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl,
14240                                    StoreType, ShuffWide,
14241                                    DAG.getIntPtrConstant(i));
14242       SDValue Ch = DAG.getStore(St->getChain(), dl, SubVec, Ptr,
14243                                 St->getPointerInfo(), St->isVolatile(),
14244                                 St->isNonTemporal(), St->getAlignment());
14245       Ptr = DAG.getNode(ISD::ADD, dl, Ptr.getValueType(), Ptr, Increment);
14246       Chains.push_back(Ch);
14247     }
14248
14249     return DAG.getNode(ISD::TokenFactor, dl, MVT::Other, &Chains[0],
14250                                Chains.size());
14251   }
14252
14253
14254   // Turn load->store of MMX types into GPR load/stores.  This avoids clobbering
14255   // the FP state in cases where an emms may be missing.
14256   // A preferable solution to the general problem is to figure out the right
14257   // places to insert EMMS.  This qualifies as a quick hack.
14258
14259   // Similarly, turn load->store of i64 into double load/stores in 32-bit mode.
14260   if (VT.getSizeInBits() != 64)
14261     return SDValue();
14262
14263   const Function *F = DAG.getMachineFunction().getFunction();
14264   bool NoImplicitFloatOps = F->hasFnAttr(Attribute::NoImplicitFloat);
14265   bool F64IsLegal = !DAG.getTarget().Options.UseSoftFloat && !NoImplicitFloatOps
14266                      && Subtarget->hasSSE2();
14267   if ((VT.isVector() ||
14268        (VT == MVT::i64 && F64IsLegal && !Subtarget->is64Bit())) &&
14269       isa<LoadSDNode>(St->getValue()) &&
14270       !cast<LoadSDNode>(St->getValue())->isVolatile() &&
14271       St->getChain().hasOneUse() && !St->isVolatile()) {
14272     SDNode* LdVal = St->getValue().getNode();
14273     LoadSDNode *Ld = 0;
14274     int TokenFactorIndex = -1;
14275     SmallVector<SDValue, 8> Ops;
14276     SDNode* ChainVal = St->getChain().getNode();
14277     // Must be a store of a load.  We currently handle two cases:  the load
14278     // is a direct child, and it's under an intervening TokenFactor.  It is
14279     // possible to dig deeper under nested TokenFactors.
14280     if (ChainVal == LdVal)
14281       Ld = cast<LoadSDNode>(St->getChain());
14282     else if (St->getValue().hasOneUse() &&
14283              ChainVal->getOpcode() == ISD::TokenFactor) {
14284       for (unsigned i = 0, e = ChainVal->getNumOperands(); i != e; ++i) {
14285         if (ChainVal->getOperand(i).getNode() == LdVal) {
14286           TokenFactorIndex = i;
14287           Ld = cast<LoadSDNode>(St->getValue());
14288         } else
14289           Ops.push_back(ChainVal->getOperand(i));
14290       }
14291     }
14292
14293     if (!Ld || !ISD::isNormalLoad(Ld))
14294       return SDValue();
14295
14296     // If this is not the MMX case, i.e. we are just turning i64 load/store
14297     // into f64 load/store, avoid the transformation if there are multiple
14298     // uses of the loaded value.
14299     if (!VT.isVector() && !Ld->hasNUsesOfValue(1, 0))
14300       return SDValue();
14301
14302     DebugLoc LdDL = Ld->getDebugLoc();
14303     DebugLoc StDL = N->getDebugLoc();
14304     // If we are a 64-bit capable x86, lower to a single movq load/store pair.
14305     // Otherwise, if it's legal to use f64 SSE instructions, use f64 load/store
14306     // pair instead.
14307     if (Subtarget->is64Bit() || F64IsLegal) {
14308       EVT LdVT = Subtarget->is64Bit() ? MVT::i64 : MVT::f64;
14309       SDValue NewLd = DAG.getLoad(LdVT, LdDL, Ld->getChain(), Ld->getBasePtr(),
14310                                   Ld->getPointerInfo(), Ld->isVolatile(),
14311                                   Ld->isNonTemporal(), Ld->isInvariant(),
14312                                   Ld->getAlignment());
14313       SDValue NewChain = NewLd.getValue(1);
14314       if (TokenFactorIndex != -1) {
14315         Ops.push_back(NewChain);
14316         NewChain = DAG.getNode(ISD::TokenFactor, LdDL, MVT::Other, &Ops[0],
14317                                Ops.size());
14318       }
14319       return DAG.getStore(NewChain, StDL, NewLd, St->getBasePtr(),
14320                           St->getPointerInfo(),
14321                           St->isVolatile(), St->isNonTemporal(),
14322                           St->getAlignment());
14323     }
14324
14325     // Otherwise, lower to two pairs of 32-bit loads / stores.
14326     SDValue LoAddr = Ld->getBasePtr();
14327     SDValue HiAddr = DAG.getNode(ISD::ADD, LdDL, MVT::i32, LoAddr,
14328                                  DAG.getConstant(4, MVT::i32));
14329
14330     SDValue LoLd = DAG.getLoad(MVT::i32, LdDL, Ld->getChain(), LoAddr,
14331                                Ld->getPointerInfo(),
14332                                Ld->isVolatile(), Ld->isNonTemporal(),
14333                                Ld->isInvariant(), Ld->getAlignment());
14334     SDValue HiLd = DAG.getLoad(MVT::i32, LdDL, Ld->getChain(), HiAddr,
14335                                Ld->getPointerInfo().getWithOffset(4),
14336                                Ld->isVolatile(), Ld->isNonTemporal(),
14337                                Ld->isInvariant(),
14338                                MinAlign(Ld->getAlignment(), 4));
14339
14340     SDValue NewChain = LoLd.getValue(1);
14341     if (TokenFactorIndex != -1) {
14342       Ops.push_back(LoLd);
14343       Ops.push_back(HiLd);
14344       NewChain = DAG.getNode(ISD::TokenFactor, LdDL, MVT::Other, &Ops[0],
14345                              Ops.size());
14346     }
14347
14348     LoAddr = St->getBasePtr();
14349     HiAddr = DAG.getNode(ISD::ADD, StDL, MVT::i32, LoAddr,
14350                          DAG.getConstant(4, MVT::i32));
14351
14352     SDValue LoSt = DAG.getStore(NewChain, StDL, LoLd, LoAddr,
14353                                 St->getPointerInfo(),
14354                                 St->isVolatile(), St->isNonTemporal(),
14355                                 St->getAlignment());
14356     SDValue HiSt = DAG.getStore(NewChain, StDL, HiLd, HiAddr,
14357                                 St->getPointerInfo().getWithOffset(4),
14358                                 St->isVolatile(),
14359                                 St->isNonTemporal(),
14360                                 MinAlign(St->getAlignment(), 4));
14361     return DAG.getNode(ISD::TokenFactor, StDL, MVT::Other, LoSt, HiSt);
14362   }
14363   return SDValue();
14364 }
14365
14366 /// isHorizontalBinOp - Return 'true' if this vector operation is "horizontal"
14367 /// and return the operands for the horizontal operation in LHS and RHS.  A
14368 /// horizontal operation performs the binary operation on successive elements
14369 /// of its first operand, then on successive elements of its second operand,
14370 /// returning the resulting values in a vector.  For example, if
14371 ///   A = < float a0, float a1, float a2, float a3 >
14372 /// and
14373 ///   B = < float b0, float b1, float b2, float b3 >
14374 /// then the result of doing a horizontal operation on A and B is
14375 ///   A horizontal-op B = < a0 op a1, a2 op a3, b0 op b1, b2 op b3 >.
14376 /// In short, LHS and RHS are inspected to see if LHS op RHS is of the form
14377 /// A horizontal-op B, for some already available A and B, and if so then LHS is
14378 /// set to A, RHS to B, and the routine returns 'true'.
14379 /// Note that the binary operation should have the property that if one of the
14380 /// operands is UNDEF then the result is UNDEF.
14381 static bool isHorizontalBinOp(SDValue &LHS, SDValue &RHS, bool IsCommutative) {
14382   // Look for the following pattern: if
14383   //   A = < float a0, float a1, float a2, float a3 >
14384   //   B = < float b0, float b1, float b2, float b3 >
14385   // and
14386   //   LHS = VECTOR_SHUFFLE A, B, <0, 2, 4, 6>
14387   //   RHS = VECTOR_SHUFFLE A, B, <1, 3, 5, 7>
14388   // then LHS op RHS = < a0 op a1, a2 op a3, b0 op b1, b2 op b3 >
14389   // which is A horizontal-op B.
14390
14391   // At least one of the operands should be a vector shuffle.
14392   if (LHS.getOpcode() != ISD::VECTOR_SHUFFLE &&
14393       RHS.getOpcode() != ISD::VECTOR_SHUFFLE)
14394     return false;
14395
14396   EVT VT = LHS.getValueType();
14397
14398   assert((VT.is128BitVector() || VT.is256BitVector()) &&
14399          "Unsupported vector type for horizontal add/sub");
14400
14401   // Handle 128 and 256-bit vector lengths. AVX defines horizontal add/sub to
14402   // operate independently on 128-bit lanes.
14403   unsigned NumElts = VT.getVectorNumElements();
14404   unsigned NumLanes = VT.getSizeInBits()/128;
14405   unsigned NumLaneElts = NumElts / NumLanes;
14406   assert((NumLaneElts % 2 == 0) &&
14407          "Vector type should have an even number of elements in each lane");
14408   unsigned HalfLaneElts = NumLaneElts/2;
14409
14410   // View LHS in the form
14411   //   LHS = VECTOR_SHUFFLE A, B, LMask
14412   // If LHS is not a shuffle then pretend it is the shuffle
14413   //   LHS = VECTOR_SHUFFLE LHS, undef, <0, 1, ..., N-1>
14414   // NOTE: in what follows a default initialized SDValue represents an UNDEF of
14415   // type VT.
14416   SDValue A, B;
14417   SmallVector<int, 16> LMask(NumElts);
14418   if (LHS.getOpcode() == ISD::VECTOR_SHUFFLE) {
14419     if (LHS.getOperand(0).getOpcode() != ISD::UNDEF)
14420       A = LHS.getOperand(0);
14421     if (LHS.getOperand(1).getOpcode() != ISD::UNDEF)
14422       B = LHS.getOperand(1);
14423     ArrayRef<int> Mask = cast<ShuffleVectorSDNode>(LHS.getNode())->getMask();
14424     std::copy(Mask.begin(), Mask.end(), LMask.begin());
14425   } else {
14426     if (LHS.getOpcode() != ISD::UNDEF)
14427       A = LHS;
14428     for (unsigned i = 0; i != NumElts; ++i)
14429       LMask[i] = i;
14430   }
14431
14432   // Likewise, view RHS in the form
14433   //   RHS = VECTOR_SHUFFLE C, D, RMask
14434   SDValue C, D;
14435   SmallVector<int, 16> RMask(NumElts);
14436   if (RHS.getOpcode() == ISD::VECTOR_SHUFFLE) {
14437     if (RHS.getOperand(0).getOpcode() != ISD::UNDEF)
14438       C = RHS.getOperand(0);
14439     if (RHS.getOperand(1).getOpcode() != ISD::UNDEF)
14440       D = RHS.getOperand(1);
14441     ArrayRef<int> Mask = cast<ShuffleVectorSDNode>(RHS.getNode())->getMask();
14442     std::copy(Mask.begin(), Mask.end(), RMask.begin());
14443   } else {
14444     if (RHS.getOpcode() != ISD::UNDEF)
14445       C = RHS;
14446     for (unsigned i = 0; i != NumElts; ++i)
14447       RMask[i] = i;
14448   }
14449
14450   // Check that the shuffles are both shuffling the same vectors.
14451   if (!(A == C && B == D) && !(A == D && B == C))
14452     return false;
14453
14454   // If everything is UNDEF then bail out: it would be better to fold to UNDEF.
14455   if (!A.getNode() && !B.getNode())
14456     return false;
14457
14458   // If A and B occur in reverse order in RHS, then "swap" them (which means
14459   // rewriting the mask).
14460   if (A != C)
14461     CommuteVectorShuffleMask(RMask, NumElts);
14462
14463   // At this point LHS and RHS are equivalent to
14464   //   LHS = VECTOR_SHUFFLE A, B, LMask
14465   //   RHS = VECTOR_SHUFFLE A, B, RMask
14466   // Check that the masks correspond to performing a horizontal operation.
14467   for (unsigned i = 0; i != NumElts; ++i) {
14468     int LIdx = LMask[i], RIdx = RMask[i];
14469
14470     // Ignore any UNDEF components.
14471     if (LIdx < 0 || RIdx < 0 ||
14472         (!A.getNode() && (LIdx < (int)NumElts || RIdx < (int)NumElts)) ||
14473         (!B.getNode() && (LIdx >= (int)NumElts || RIdx >= (int)NumElts)))
14474       continue;
14475
14476     // Check that successive elements are being operated on.  If not, this is
14477     // not a horizontal operation.
14478     unsigned Src = (i/HalfLaneElts) % 2; // each lane is split between srcs
14479     unsigned LaneStart = (i/NumLaneElts) * NumLaneElts;
14480     int Index = 2*(i%HalfLaneElts) + NumElts*Src + LaneStart;
14481     if (!(LIdx == Index && RIdx == Index + 1) &&
14482         !(IsCommutative && LIdx == Index + 1 && RIdx == Index))
14483       return false;
14484   }
14485
14486   LHS = A.getNode() ? A : B; // If A is 'UNDEF', use B for it.
14487   RHS = B.getNode() ? B : A; // If B is 'UNDEF', use A for it.
14488   return true;
14489 }
14490
14491 /// PerformFADDCombine - Do target-specific dag combines on floating point adds.
14492 static SDValue PerformFADDCombine(SDNode *N, SelectionDAG &DAG,
14493                                   const X86Subtarget *Subtarget) {
14494   EVT VT = N->getValueType(0);
14495   SDValue LHS = N->getOperand(0);
14496   SDValue RHS = N->getOperand(1);
14497
14498   // Try to synthesize horizontal adds from adds of shuffles.
14499   if (((Subtarget->hasSSE3() && (VT == MVT::v4f32 || VT == MVT::v2f64)) ||
14500        (Subtarget->hasAVX() && (VT == MVT::v8f32 || VT == MVT::v4f64))) &&
14501       isHorizontalBinOp(LHS, RHS, true))
14502     return DAG.getNode(X86ISD::FHADD, N->getDebugLoc(), VT, LHS, RHS);
14503   return SDValue();
14504 }
14505
14506 /// PerformFSUBCombine - Do target-specific dag combines on floating point subs.
14507 static SDValue PerformFSUBCombine(SDNode *N, SelectionDAG &DAG,
14508                                   const X86Subtarget *Subtarget) {
14509   EVT VT = N->getValueType(0);
14510   SDValue LHS = N->getOperand(0);
14511   SDValue RHS = N->getOperand(1);
14512
14513   // Try to synthesize horizontal subs from subs of shuffles.
14514   if (((Subtarget->hasSSE3() && (VT == MVT::v4f32 || VT == MVT::v2f64)) ||
14515        (Subtarget->hasAVX() && (VT == MVT::v8f32 || VT == MVT::v4f64))) &&
14516       isHorizontalBinOp(LHS, RHS, false))
14517     return DAG.getNode(X86ISD::FHSUB, N->getDebugLoc(), VT, LHS, RHS);
14518   return SDValue();
14519 }
14520
14521 /// PerformFORCombine - Do target-specific dag combines on X86ISD::FOR and
14522 /// X86ISD::FXOR nodes.
14523 static SDValue PerformFORCombine(SDNode *N, SelectionDAG &DAG) {
14524   assert(N->getOpcode() == X86ISD::FOR || N->getOpcode() == X86ISD::FXOR);
14525   // F[X]OR(0.0, x) -> x
14526   // F[X]OR(x, 0.0) -> x
14527   if (ConstantFPSDNode *C = dyn_cast<ConstantFPSDNode>(N->getOperand(0)))
14528     if (C->getValueAPF().isPosZero())
14529       return N->getOperand(1);
14530   if (ConstantFPSDNode *C = dyn_cast<ConstantFPSDNode>(N->getOperand(1)))
14531     if (C->getValueAPF().isPosZero())
14532       return N->getOperand(0);
14533   return SDValue();
14534 }
14535
14536 /// PerformFANDCombine - Do target-specific dag combines on X86ISD::FAND nodes.
14537 static SDValue PerformFANDCombine(SDNode *N, SelectionDAG &DAG) {
14538   // FAND(0.0, x) -> 0.0
14539   // FAND(x, 0.0) -> 0.0
14540   if (ConstantFPSDNode *C = dyn_cast<ConstantFPSDNode>(N->getOperand(0)))
14541     if (C->getValueAPF().isPosZero())
14542       return N->getOperand(0);
14543   if (ConstantFPSDNode *C = dyn_cast<ConstantFPSDNode>(N->getOperand(1)))
14544     if (C->getValueAPF().isPosZero())
14545       return N->getOperand(1);
14546   return SDValue();
14547 }
14548
14549 static SDValue PerformBTCombine(SDNode *N,
14550                                 SelectionDAG &DAG,
14551                                 TargetLowering::DAGCombinerInfo &DCI) {
14552   // BT ignores high bits in the bit index operand.
14553   SDValue Op1 = N->getOperand(1);
14554   if (Op1.hasOneUse()) {
14555     unsigned BitWidth = Op1.getValueSizeInBits();
14556     APInt DemandedMask = APInt::getLowBitsSet(BitWidth, Log2_32(BitWidth));
14557     APInt KnownZero, KnownOne;
14558     TargetLowering::TargetLoweringOpt TLO(DAG, !DCI.isBeforeLegalize(),
14559                                           !DCI.isBeforeLegalizeOps());
14560     const TargetLowering &TLI = DAG.getTargetLoweringInfo();
14561     if (TLO.ShrinkDemandedConstant(Op1, DemandedMask) ||
14562         TLI.SimplifyDemandedBits(Op1, DemandedMask, KnownZero, KnownOne, TLO))
14563       DCI.CommitTargetLoweringOpt(TLO);
14564   }
14565   return SDValue();
14566 }
14567
14568 static SDValue PerformVZEXT_MOVLCombine(SDNode *N, SelectionDAG &DAG) {
14569   SDValue Op = N->getOperand(0);
14570   if (Op.getOpcode() == ISD::BITCAST)
14571     Op = Op.getOperand(0);
14572   EVT VT = N->getValueType(0), OpVT = Op.getValueType();
14573   if (Op.getOpcode() == X86ISD::VZEXT_LOAD &&
14574       VT.getVectorElementType().getSizeInBits() ==
14575       OpVT.getVectorElementType().getSizeInBits()) {
14576     return DAG.getNode(ISD::BITCAST, N->getDebugLoc(), VT, Op);
14577   }
14578   return SDValue();
14579 }
14580
14581 static SDValue PerformSExtCombine(SDNode *N, SelectionDAG &DAG,
14582                                   TargetLowering::DAGCombinerInfo &DCI,
14583                                   const X86Subtarget *Subtarget) {
14584   if (!DCI.isBeforeLegalizeOps())
14585     return SDValue();
14586
14587   if (!Subtarget->hasAVX()) 
14588     return SDValue();
14589
14590   // Optimize vectors in AVX mode
14591   // Sign extend  v8i16 to v8i32 and
14592   //              v4i32 to v4i64
14593   //
14594   // Divide input vector into two parts
14595   // for v4i32 the shuffle mask will be { 0, 1, -1, -1} {2, 3, -1, -1}
14596   // use vpmovsx instruction to extend v4i32 -> v2i64; v8i16 -> v4i32
14597   // concat the vectors to original VT
14598
14599   EVT VT = N->getValueType(0);
14600   SDValue Op = N->getOperand(0);
14601   EVT OpVT = Op.getValueType();
14602   DebugLoc dl = N->getDebugLoc();
14603
14604   if ((VT == MVT::v4i64 && OpVT == MVT::v4i32) ||
14605       (VT == MVT::v8i32 && OpVT == MVT::v8i16)) {
14606
14607     unsigned NumElems = OpVT.getVectorNumElements();
14608     SmallVector<int,8> ShufMask1(NumElems, -1);
14609     for (unsigned i = 0; i < NumElems/2; i++) ShufMask1[i] = i;
14610
14611     SDValue OpLo = DAG.getVectorShuffle(OpVT, dl, Op, DAG.getUNDEF(OpVT),
14612                                         ShufMask1.data());
14613
14614     SmallVector<int,8> ShufMask2(NumElems, -1);
14615     for (unsigned i = 0; i < NumElems/2; i++) ShufMask2[i] = i + NumElems/2;
14616
14617     SDValue OpHi = DAG.getVectorShuffle(OpVT, dl, Op, DAG.getUNDEF(OpVT),
14618                                         ShufMask2.data());
14619
14620     EVT HalfVT = EVT::getVectorVT(*DAG.getContext(), VT.getScalarType(), 
14621                                   VT.getVectorNumElements()/2);
14622
14623     OpLo = DAG.getNode(X86ISD::VSEXT_MOVL, dl, HalfVT, OpLo); 
14624     OpHi = DAG.getNode(X86ISD::VSEXT_MOVL, dl, HalfVT, OpHi);
14625
14626     return DAG.getNode(ISD::CONCAT_VECTORS, dl, VT, OpLo, OpHi);
14627   }
14628   return SDValue();
14629 }
14630
14631 static SDValue PerformZExtCombine(SDNode *N, SelectionDAG &DAG,
14632                                   const X86Subtarget *Subtarget) {
14633   // (i32 zext (and (i8  x86isd::setcc_carry), 1)) ->
14634   //           (and (i32 x86isd::setcc_carry), 1)
14635   // This eliminates the zext. This transformation is necessary because
14636   // ISD::SETCC is always legalized to i8.
14637   DebugLoc dl = N->getDebugLoc();
14638   SDValue N0 = N->getOperand(0);
14639   EVT VT = N->getValueType(0);
14640   EVT OpVT = N0.getValueType();
14641
14642   if (N0.getOpcode() == ISD::AND &&
14643       N0.hasOneUse() &&
14644       N0.getOperand(0).hasOneUse()) {
14645     SDValue N00 = N0.getOperand(0);
14646     if (N00.getOpcode() != X86ISD::SETCC_CARRY)
14647       return SDValue();
14648     ConstantSDNode *C = dyn_cast<ConstantSDNode>(N0.getOperand(1));
14649     if (!C || C->getZExtValue() != 1)
14650       return SDValue();
14651     return DAG.getNode(ISD::AND, dl, VT,
14652                        DAG.getNode(X86ISD::SETCC_CARRY, dl, VT,
14653                                    N00.getOperand(0), N00.getOperand(1)),
14654                        DAG.getConstant(1, VT));
14655   }
14656   // Optimize vectors in AVX mode:
14657   //
14658   //   v8i16 -> v8i32
14659   //   Use vpunpcklwd for 4 lower elements  v8i16 -> v4i32.
14660   //   Use vpunpckhwd for 4 upper elements  v8i16 -> v4i32.
14661   //   Concat upper and lower parts.
14662   //
14663   //   v4i32 -> v4i64
14664   //   Use vpunpckldq for 4 lower elements  v4i32 -> v2i64.
14665   //   Use vpunpckhdq for 4 upper elements  v4i32 -> v2i64.
14666   //   Concat upper and lower parts.
14667   //
14668   if (Subtarget->hasAVX()) {
14669
14670     if (((VT == MVT::v8i32) && (OpVT == MVT::v8i16))  ||
14671       ((VT == MVT::v4i64) && (OpVT == MVT::v4i32)))  {
14672
14673       SDValue ZeroVec = getZeroVector(OpVT, Subtarget, DAG, dl);
14674       SDValue OpLo = getTargetShuffleNode(X86ISD::UNPCKL, dl, OpVT, N0, ZeroVec, DAG);
14675       SDValue OpHi = getTargetShuffleNode(X86ISD::UNPCKH, dl, OpVT, N0, ZeroVec, DAG);
14676
14677       EVT HVT = EVT::getVectorVT(*DAG.getContext(), VT.getVectorElementType(), 
14678         VT.getVectorNumElements()/2);
14679
14680       OpLo = DAG.getNode(ISD::BITCAST, dl, HVT, OpLo);
14681       OpHi = DAG.getNode(ISD::BITCAST, dl, HVT, OpHi);
14682
14683       return DAG.getNode(ISD::CONCAT_VECTORS, dl, VT, OpLo, OpHi);
14684     }
14685   }
14686
14687
14688   return SDValue();
14689 }
14690
14691 // Optimize  RES = X86ISD::SETCC CONDCODE, EFLAG_INPUT
14692 static SDValue PerformSETCCCombine(SDNode *N, SelectionDAG &DAG) {
14693   unsigned X86CC = N->getConstantOperandVal(0);
14694   SDValue EFLAG = N->getOperand(1);
14695   DebugLoc DL = N->getDebugLoc();
14696
14697   // Materialize "setb reg" as "sbb reg,reg", since it can be extended without
14698   // a zext and produces an all-ones bit which is more useful than 0/1 in some
14699   // cases.
14700   if (X86CC == X86::COND_B)
14701     return DAG.getNode(ISD::AND, DL, MVT::i8,
14702                        DAG.getNode(X86ISD::SETCC_CARRY, DL, MVT::i8,
14703                                    DAG.getConstant(X86CC, MVT::i8), EFLAG),
14704                        DAG.getConstant(1, MVT::i8));
14705
14706   return SDValue();
14707 }
14708
14709 static SDValue PerformSINT_TO_FPCombine(SDNode *N, SelectionDAG &DAG,
14710                                         const X86TargetLowering *XTLI) {
14711   SDValue Op0 = N->getOperand(0);
14712   // Transform (SINT_TO_FP (i64 ...)) into an x87 operation if we have
14713   // a 32-bit target where SSE doesn't support i64->FP operations.
14714   if (Op0.getOpcode() == ISD::LOAD) {
14715     LoadSDNode *Ld = cast<LoadSDNode>(Op0.getNode());
14716     EVT VT = Ld->getValueType(0);
14717     if (!Ld->isVolatile() && !N->getValueType(0).isVector() &&
14718         ISD::isNON_EXTLoad(Op0.getNode()) && Op0.hasOneUse() &&
14719         !XTLI->getSubtarget()->is64Bit() &&
14720         !DAG.getTargetLoweringInfo().isTypeLegal(VT)) {
14721       SDValue FILDChain = XTLI->BuildFILD(SDValue(N, 0), Ld->getValueType(0),
14722                                           Ld->getChain(), Op0, DAG);
14723       DAG.ReplaceAllUsesOfValueWith(Op0.getValue(1), FILDChain.getValue(1));
14724       return FILDChain;
14725     }
14726   }
14727   return SDValue();
14728 }
14729
14730 // Optimize RES, EFLAGS = X86ISD::ADC LHS, RHS, EFLAGS
14731 static SDValue PerformADCCombine(SDNode *N, SelectionDAG &DAG,
14732                                  X86TargetLowering::DAGCombinerInfo &DCI) {
14733   // If the LHS and RHS of the ADC node are zero, then it can't overflow and
14734   // the result is either zero or one (depending on the input carry bit).
14735   // Strength reduce this down to a "set on carry" aka SETCC_CARRY&1.
14736   if (X86::isZeroNode(N->getOperand(0)) &&
14737       X86::isZeroNode(N->getOperand(1)) &&
14738       // We don't have a good way to replace an EFLAGS use, so only do this when
14739       // dead right now.
14740       SDValue(N, 1).use_empty()) {
14741     DebugLoc DL = N->getDebugLoc();
14742     EVT VT = N->getValueType(0);
14743     SDValue CarryOut = DAG.getConstant(0, N->getValueType(1));
14744     SDValue Res1 = DAG.getNode(ISD::AND, DL, VT,
14745                                DAG.getNode(X86ISD::SETCC_CARRY, DL, VT,
14746                                            DAG.getConstant(X86::COND_B,MVT::i8),
14747                                            N->getOperand(2)),
14748                                DAG.getConstant(1, VT));
14749     return DCI.CombineTo(N, Res1, CarryOut);
14750   }
14751
14752   return SDValue();
14753 }
14754
14755 // fold (add Y, (sete  X, 0)) -> adc  0, Y
14756 //      (add Y, (setne X, 0)) -> sbb -1, Y
14757 //      (sub (sete  X, 0), Y) -> sbb  0, Y
14758 //      (sub (setne X, 0), Y) -> adc -1, Y
14759 static SDValue OptimizeConditionalInDecrement(SDNode *N, SelectionDAG &DAG) {
14760   DebugLoc DL = N->getDebugLoc();
14761
14762   // Look through ZExts.
14763   SDValue Ext = N->getOperand(N->getOpcode() == ISD::SUB ? 1 : 0);
14764   if (Ext.getOpcode() != ISD::ZERO_EXTEND || !Ext.hasOneUse())
14765     return SDValue();
14766
14767   SDValue SetCC = Ext.getOperand(0);
14768   if (SetCC.getOpcode() != X86ISD::SETCC || !SetCC.hasOneUse())
14769     return SDValue();
14770
14771   X86::CondCode CC = (X86::CondCode)SetCC.getConstantOperandVal(0);
14772   if (CC != X86::COND_E && CC != X86::COND_NE)
14773     return SDValue();
14774
14775   SDValue Cmp = SetCC.getOperand(1);
14776   if (Cmp.getOpcode() != X86ISD::CMP || !Cmp.hasOneUse() ||
14777       !X86::isZeroNode(Cmp.getOperand(1)) ||
14778       !Cmp.getOperand(0).getValueType().isInteger())
14779     return SDValue();
14780
14781   SDValue CmpOp0 = Cmp.getOperand(0);
14782   SDValue NewCmp = DAG.getNode(X86ISD::CMP, DL, MVT::i32, CmpOp0,
14783                                DAG.getConstant(1, CmpOp0.getValueType()));
14784
14785   SDValue OtherVal = N->getOperand(N->getOpcode() == ISD::SUB ? 0 : 1);
14786   if (CC == X86::COND_NE)
14787     return DAG.getNode(N->getOpcode() == ISD::SUB ? X86ISD::ADC : X86ISD::SBB,
14788                        DL, OtherVal.getValueType(), OtherVal,
14789                        DAG.getConstant(-1ULL, OtherVal.getValueType()), NewCmp);
14790   return DAG.getNode(N->getOpcode() == ISD::SUB ? X86ISD::SBB : X86ISD::ADC,
14791                      DL, OtherVal.getValueType(), OtherVal,
14792                      DAG.getConstant(0, OtherVal.getValueType()), NewCmp);
14793 }
14794
14795 /// PerformADDCombine - Do target-specific dag combines on integer adds.
14796 static SDValue PerformAddCombine(SDNode *N, SelectionDAG &DAG,
14797                                  const X86Subtarget *Subtarget) {
14798   EVT VT = N->getValueType(0);
14799   SDValue Op0 = N->getOperand(0);
14800   SDValue Op1 = N->getOperand(1);
14801
14802   // Try to synthesize horizontal adds from adds of shuffles.
14803   if (((Subtarget->hasSSSE3() && (VT == MVT::v8i16 || VT == MVT::v4i32)) ||
14804        (Subtarget->hasAVX2() && (VT == MVT::v16i16 || VT == MVT::v8i32))) &&
14805       isHorizontalBinOp(Op0, Op1, true))
14806     return DAG.getNode(X86ISD::HADD, N->getDebugLoc(), VT, Op0, Op1);
14807
14808   return OptimizeConditionalInDecrement(N, DAG);
14809 }
14810
14811 static SDValue PerformSubCombine(SDNode *N, SelectionDAG &DAG,
14812                                  const X86Subtarget *Subtarget) {
14813   SDValue Op0 = N->getOperand(0);
14814   SDValue Op1 = N->getOperand(1);
14815
14816   // X86 can't encode an immediate LHS of a sub. See if we can push the
14817   // negation into a preceding instruction.
14818   if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op0)) {
14819     // If the RHS of the sub is a XOR with one use and a constant, invert the
14820     // immediate. Then add one to the LHS of the sub so we can turn
14821     // X-Y -> X+~Y+1, saving one register.
14822     if (Op1->hasOneUse() && Op1.getOpcode() == ISD::XOR &&
14823         isa<ConstantSDNode>(Op1.getOperand(1))) {
14824       APInt XorC = cast<ConstantSDNode>(Op1.getOperand(1))->getAPIntValue();
14825       EVT VT = Op0.getValueType();
14826       SDValue NewXor = DAG.getNode(ISD::XOR, Op1.getDebugLoc(), VT,
14827                                    Op1.getOperand(0),
14828                                    DAG.getConstant(~XorC, VT));
14829       return DAG.getNode(ISD::ADD, N->getDebugLoc(), VT, NewXor,
14830                          DAG.getConstant(C->getAPIntValue()+1, VT));
14831     }
14832   }
14833
14834   // Try to synthesize horizontal adds from adds of shuffles.
14835   EVT VT = N->getValueType(0);
14836   if (((Subtarget->hasSSSE3() && (VT == MVT::v8i16 || VT == MVT::v4i32)) ||
14837        (Subtarget->hasAVX2() && (VT == MVT::v16i16 || VT == MVT::v8i32))) &&
14838       isHorizontalBinOp(Op0, Op1, true))
14839     return DAG.getNode(X86ISD::HSUB, N->getDebugLoc(), VT, Op0, Op1);
14840
14841   return OptimizeConditionalInDecrement(N, DAG);
14842 }
14843
14844 SDValue X86TargetLowering::PerformDAGCombine(SDNode *N,
14845                                              DAGCombinerInfo &DCI) const {
14846   SelectionDAG &DAG = DCI.DAG;
14847   switch (N->getOpcode()) {
14848   default: break;
14849   case ISD::EXTRACT_VECTOR_ELT:
14850     return PerformEXTRACT_VECTOR_ELTCombine(N, DAG, *this);
14851   case ISD::VSELECT:
14852   case ISD::SELECT:         return PerformSELECTCombine(N, DAG, DCI, Subtarget);
14853   case X86ISD::CMOV:        return PerformCMOVCombine(N, DAG, DCI);
14854   case ISD::ADD:            return PerformAddCombine(N, DAG, Subtarget);
14855   case ISD::SUB:            return PerformSubCombine(N, DAG, Subtarget);
14856   case X86ISD::ADC:         return PerformADCCombine(N, DAG, DCI);
14857   case ISD::MUL:            return PerformMulCombine(N, DAG, DCI);
14858   case ISD::SHL:
14859   case ISD::SRA:
14860   case ISD::SRL:            return PerformShiftCombine(N, DAG, DCI, Subtarget);
14861   case ISD::AND:            return PerformAndCombine(N, DAG, DCI, Subtarget);
14862   case ISD::OR:             return PerformOrCombine(N, DAG, DCI, Subtarget);
14863   case ISD::XOR:            return PerformXorCombine(N, DAG, DCI, Subtarget);
14864   case ISD::LOAD:           return PerformLOADCombine(N, DAG, Subtarget);
14865   case ISD::STORE:          return PerformSTORECombine(N, DAG, Subtarget);
14866   case ISD::SINT_TO_FP:     return PerformSINT_TO_FPCombine(N, DAG, this);
14867   case ISD::FADD:           return PerformFADDCombine(N, DAG, Subtarget);
14868   case ISD::FSUB:           return PerformFSUBCombine(N, DAG, Subtarget);
14869   case X86ISD::FXOR:
14870   case X86ISD::FOR:         return PerformFORCombine(N, DAG);
14871   case X86ISD::FAND:        return PerformFANDCombine(N, DAG);
14872   case X86ISD::BT:          return PerformBTCombine(N, DAG, DCI);
14873   case X86ISD::VZEXT_MOVL:  return PerformVZEXT_MOVLCombine(N, DAG);
14874   case ISD::ZERO_EXTEND:    return PerformZExtCombine(N, DAG, Subtarget);
14875   case ISD::SIGN_EXTEND:    return PerformSExtCombine(N, DAG, DCI, Subtarget);
14876   case ISD::TRUNCATE:       return PerformTruncateCombine(N, DAG, DCI);
14877   case X86ISD::SETCC:       return PerformSETCCCombine(N, DAG);
14878   case X86ISD::SHUFP:       // Handle all target specific shuffles
14879   case X86ISD::PALIGN:
14880   case X86ISD::UNPCKH:
14881   case X86ISD::UNPCKL:
14882   case X86ISD::MOVHLPS:
14883   case X86ISD::MOVLHPS:
14884   case X86ISD::PSHUFD:
14885   case X86ISD::PSHUFHW:
14886   case X86ISD::PSHUFLW:
14887   case X86ISD::MOVSS:
14888   case X86ISD::MOVSD:
14889   case X86ISD::VPERMILP:
14890   case X86ISD::VPERM2X128:
14891   case ISD::VECTOR_SHUFFLE: return PerformShuffleCombine(N, DAG, DCI,Subtarget);
14892   }
14893
14894   return SDValue();
14895 }
14896
14897 /// isTypeDesirableForOp - Return true if the target has native support for
14898 /// the specified value type and it is 'desirable' to use the type for the
14899 /// given node type. e.g. On x86 i16 is legal, but undesirable since i16
14900 /// instruction encodings are longer and some i16 instructions are slow.
14901 bool X86TargetLowering::isTypeDesirableForOp(unsigned Opc, EVT VT) const {
14902   if (!isTypeLegal(VT))
14903     return false;
14904   if (VT != MVT::i16)
14905     return true;
14906
14907   switch (Opc) {
14908   default:
14909     return true;
14910   case ISD::LOAD:
14911   case ISD::SIGN_EXTEND:
14912   case ISD::ZERO_EXTEND:
14913   case ISD::ANY_EXTEND:
14914   case ISD::SHL:
14915   case ISD::SRL:
14916   case ISD::SUB:
14917   case ISD::ADD:
14918   case ISD::MUL:
14919   case ISD::AND:
14920   case ISD::OR:
14921   case ISD::XOR:
14922     return false;
14923   }
14924 }
14925
14926 /// IsDesirableToPromoteOp - This method query the target whether it is
14927 /// beneficial for dag combiner to promote the specified node. If true, it
14928 /// should return the desired promotion type by reference.
14929 bool X86TargetLowering::IsDesirableToPromoteOp(SDValue Op, EVT &PVT) const {
14930   EVT VT = Op.getValueType();
14931   if (VT != MVT::i16)
14932     return false;
14933
14934   bool Promote = false;
14935   bool Commute = false;
14936   switch (Op.getOpcode()) {
14937   default: break;
14938   case ISD::LOAD: {
14939     LoadSDNode *LD = cast<LoadSDNode>(Op);
14940     // If the non-extending load has a single use and it's not live out, then it
14941     // might be folded.
14942     if (LD->getExtensionType() == ISD::NON_EXTLOAD /*&&
14943                                                      Op.hasOneUse()*/) {
14944       for (SDNode::use_iterator UI = Op.getNode()->use_begin(),
14945              UE = Op.getNode()->use_end(); UI != UE; ++UI) {
14946         // The only case where we'd want to promote LOAD (rather then it being
14947         // promoted as an operand is when it's only use is liveout.
14948         if (UI->getOpcode() != ISD::CopyToReg)
14949           return false;
14950       }
14951     }
14952     Promote = true;
14953     break;
14954   }
14955   case ISD::SIGN_EXTEND:
14956   case ISD::ZERO_EXTEND:
14957   case ISD::ANY_EXTEND:
14958     Promote = true;
14959     break;
14960   case ISD::SHL:
14961   case ISD::SRL: {
14962     SDValue N0 = Op.getOperand(0);
14963     // Look out for (store (shl (load), x)).
14964     if (MayFoldLoad(N0) && MayFoldIntoStore(Op))
14965       return false;
14966     Promote = true;
14967     break;
14968   }
14969   case ISD::ADD:
14970   case ISD::MUL:
14971   case ISD::AND:
14972   case ISD::OR:
14973   case ISD::XOR:
14974     Commute = true;
14975     // fallthrough
14976   case ISD::SUB: {
14977     SDValue N0 = Op.getOperand(0);
14978     SDValue N1 = Op.getOperand(1);
14979     if (!Commute && MayFoldLoad(N1))
14980       return false;
14981     // Avoid disabling potential load folding opportunities.
14982     if (MayFoldLoad(N0) && (!isa<ConstantSDNode>(N1) || MayFoldIntoStore(Op)))
14983       return false;
14984     if (MayFoldLoad(N1) && (!isa<ConstantSDNode>(N0) || MayFoldIntoStore(Op)))
14985       return false;
14986     Promote = true;
14987   }
14988   }
14989
14990   PVT = MVT::i32;
14991   return Promote;
14992 }
14993
14994 //===----------------------------------------------------------------------===//
14995 //                           X86 Inline Assembly Support
14996 //===----------------------------------------------------------------------===//
14997
14998 namespace {
14999   // Helper to match a string separated by whitespace.
15000   bool matchAsmImpl(StringRef s, ArrayRef<const StringRef *> args) {
15001     s = s.substr(s.find_first_not_of(" \t")); // Skip leading whitespace.
15002
15003     for (unsigned i = 0, e = args.size(); i != e; ++i) {
15004       StringRef piece(*args[i]);
15005       if (!s.startswith(piece)) // Check if the piece matches.
15006         return false;
15007
15008       s = s.substr(piece.size());
15009       StringRef::size_type pos = s.find_first_not_of(" \t");
15010       if (pos == 0) // We matched a prefix.
15011         return false;
15012
15013       s = s.substr(pos);
15014     }
15015
15016     return s.empty();
15017   }
15018   const VariadicFunction1<bool, StringRef, StringRef, matchAsmImpl> matchAsm={};
15019 }
15020
15021 bool X86TargetLowering::ExpandInlineAsm(CallInst *CI) const {
15022   InlineAsm *IA = cast<InlineAsm>(CI->getCalledValue());
15023
15024   std::string AsmStr = IA->getAsmString();
15025
15026   IntegerType *Ty = dyn_cast<IntegerType>(CI->getType());
15027   if (!Ty || Ty->getBitWidth() % 16 != 0)
15028     return false;
15029
15030   // TODO: should remove alternatives from the asmstring: "foo {a|b}" -> "foo a"
15031   SmallVector<StringRef, 4> AsmPieces;
15032   SplitString(AsmStr, AsmPieces, ";\n");
15033
15034   switch (AsmPieces.size()) {
15035   default: return false;
15036   case 1:
15037     // FIXME: this should verify that we are targeting a 486 or better.  If not,
15038     // we will turn this bswap into something that will be lowered to logical
15039     // ops instead of emitting the bswap asm.  For now, we don't support 486 or
15040     // lower so don't worry about this.
15041     // bswap $0
15042     if (matchAsm(AsmPieces[0], "bswap", "$0") ||
15043         matchAsm(AsmPieces[0], "bswapl", "$0") ||
15044         matchAsm(AsmPieces[0], "bswapq", "$0") ||
15045         matchAsm(AsmPieces[0], "bswap", "${0:q}") ||
15046         matchAsm(AsmPieces[0], "bswapl", "${0:q}") ||
15047         matchAsm(AsmPieces[0], "bswapq", "${0:q}")) {
15048       // No need to check constraints, nothing other than the equivalent of
15049       // "=r,0" would be valid here.
15050       return IntrinsicLowering::LowerToByteSwap(CI);
15051     }
15052
15053     // rorw $$8, ${0:w}  -->  llvm.bswap.i16
15054     if (CI->getType()->isIntegerTy(16) &&
15055         IA->getConstraintString().compare(0, 5, "=r,0,") == 0 &&
15056         (matchAsm(AsmPieces[0], "rorw", "$$8,", "${0:w}") ||
15057          matchAsm(AsmPieces[0], "rolw", "$$8,", "${0:w}"))) {
15058       AsmPieces.clear();
15059       const std::string &ConstraintsStr = IA->getConstraintString();
15060       SplitString(StringRef(ConstraintsStr).substr(5), AsmPieces, ",");
15061       std::sort(AsmPieces.begin(), AsmPieces.end());
15062       if (AsmPieces.size() == 4 &&
15063           AsmPieces[0] == "~{cc}" &&
15064           AsmPieces[1] == "~{dirflag}" &&
15065           AsmPieces[2] == "~{flags}" &&
15066           AsmPieces[3] == "~{fpsr}")
15067       return IntrinsicLowering::LowerToByteSwap(CI);
15068     }
15069     break;
15070   case 3:
15071     if (CI->getType()->isIntegerTy(32) &&
15072         IA->getConstraintString().compare(0, 5, "=r,0,") == 0 &&
15073         matchAsm(AsmPieces[0], "rorw", "$$8,", "${0:w}") &&
15074         matchAsm(AsmPieces[1], "rorl", "$$16,", "$0") &&
15075         matchAsm(AsmPieces[2], "rorw", "$$8,", "${0:w}")) {
15076       AsmPieces.clear();
15077       const std::string &ConstraintsStr = IA->getConstraintString();
15078       SplitString(StringRef(ConstraintsStr).substr(5), AsmPieces, ",");
15079       std::sort(AsmPieces.begin(), AsmPieces.end());
15080       if (AsmPieces.size() == 4 &&
15081           AsmPieces[0] == "~{cc}" &&
15082           AsmPieces[1] == "~{dirflag}" &&
15083           AsmPieces[2] == "~{flags}" &&
15084           AsmPieces[3] == "~{fpsr}")
15085         return IntrinsicLowering::LowerToByteSwap(CI);
15086     }
15087
15088     if (CI->getType()->isIntegerTy(64)) {
15089       InlineAsm::ConstraintInfoVector Constraints = IA->ParseConstraints();
15090       if (Constraints.size() >= 2 &&
15091           Constraints[0].Codes.size() == 1 && Constraints[0].Codes[0] == "A" &&
15092           Constraints[1].Codes.size() == 1 && Constraints[1].Codes[0] == "0") {
15093         // bswap %eax / bswap %edx / xchgl %eax, %edx  -> llvm.bswap.i64
15094         if (matchAsm(AsmPieces[0], "bswap", "%eax") &&
15095             matchAsm(AsmPieces[1], "bswap", "%edx") &&
15096             matchAsm(AsmPieces[2], "xchgl", "%eax,", "%edx"))
15097           return IntrinsicLowering::LowerToByteSwap(CI);
15098       }
15099     }
15100     break;
15101   }
15102   return false;
15103 }
15104
15105
15106
15107 /// getConstraintType - Given a constraint letter, return the type of
15108 /// constraint it is for this target.
15109 X86TargetLowering::ConstraintType
15110 X86TargetLowering::getConstraintType(const std::string &Constraint) const {
15111   if (Constraint.size() == 1) {
15112     switch (Constraint[0]) {
15113     case 'R':
15114     case 'q':
15115     case 'Q':
15116     case 'f':
15117     case 't':
15118     case 'u':
15119     case 'y':
15120     case 'x':
15121     case 'Y':
15122     case 'l':
15123       return C_RegisterClass;
15124     case 'a':
15125     case 'b':
15126     case 'c':
15127     case 'd':
15128     case 'S':
15129     case 'D':
15130     case 'A':
15131       return C_Register;
15132     case 'I':
15133     case 'J':
15134     case 'K':
15135     case 'L':
15136     case 'M':
15137     case 'N':
15138     case 'G':
15139     case 'C':
15140     case 'e':
15141     case 'Z':
15142       return C_Other;
15143     default:
15144       break;
15145     }
15146   }
15147   return TargetLowering::getConstraintType(Constraint);
15148 }
15149
15150 /// Examine constraint type and operand type and determine a weight value.
15151 /// This object must already have been set up with the operand type
15152 /// and the current alternative constraint selected.
15153 TargetLowering::ConstraintWeight
15154   X86TargetLowering::getSingleConstraintMatchWeight(
15155     AsmOperandInfo &info, const char *constraint) const {
15156   ConstraintWeight weight = CW_Invalid;
15157   Value *CallOperandVal = info.CallOperandVal;
15158     // If we don't have a value, we can't do a match,
15159     // but allow it at the lowest weight.
15160   if (CallOperandVal == NULL)
15161     return CW_Default;
15162   Type *type = CallOperandVal->getType();
15163   // Look at the constraint type.
15164   switch (*constraint) {
15165   default:
15166     weight = TargetLowering::getSingleConstraintMatchWeight(info, constraint);
15167   case 'R':
15168   case 'q':
15169   case 'Q':
15170   case 'a':
15171   case 'b':
15172   case 'c':
15173   case 'd':
15174   case 'S':
15175   case 'D':
15176   case 'A':
15177     if (CallOperandVal->getType()->isIntegerTy())
15178       weight = CW_SpecificReg;
15179     break;
15180   case 'f':
15181   case 't':
15182   case 'u':
15183       if (type->isFloatingPointTy())
15184         weight = CW_SpecificReg;
15185       break;
15186   case 'y':
15187       if (type->isX86_MMXTy() && Subtarget->hasMMX())
15188         weight = CW_SpecificReg;
15189       break;
15190   case 'x':
15191   case 'Y':
15192     if (((type->getPrimitiveSizeInBits() == 128) && Subtarget->hasSSE1()) ||
15193         ((type->getPrimitiveSizeInBits() == 256) && Subtarget->hasAVX()))
15194       weight = CW_Register;
15195     break;
15196   case 'I':
15197     if (ConstantInt *C = dyn_cast<ConstantInt>(info.CallOperandVal)) {
15198       if (C->getZExtValue() <= 31)
15199         weight = CW_Constant;
15200     }
15201     break;
15202   case 'J':
15203     if (ConstantInt *C = dyn_cast<ConstantInt>(CallOperandVal)) {
15204       if (C->getZExtValue() <= 63)
15205         weight = CW_Constant;
15206     }
15207     break;
15208   case 'K':
15209     if (ConstantInt *C = dyn_cast<ConstantInt>(CallOperandVal)) {
15210       if ((C->getSExtValue() >= -0x80) && (C->getSExtValue() <= 0x7f))
15211         weight = CW_Constant;
15212     }
15213     break;
15214   case 'L':
15215     if (ConstantInt *C = dyn_cast<ConstantInt>(CallOperandVal)) {
15216       if ((C->getZExtValue() == 0xff) || (C->getZExtValue() == 0xffff))
15217         weight = CW_Constant;
15218     }
15219     break;
15220   case 'M':
15221     if (ConstantInt *C = dyn_cast<ConstantInt>(CallOperandVal)) {
15222       if (C->getZExtValue() <= 3)
15223         weight = CW_Constant;
15224     }
15225     break;
15226   case 'N':
15227     if (ConstantInt *C = dyn_cast<ConstantInt>(CallOperandVal)) {
15228       if (C->getZExtValue() <= 0xff)
15229         weight = CW_Constant;
15230     }
15231     break;
15232   case 'G':
15233   case 'C':
15234     if (dyn_cast<ConstantFP>(CallOperandVal)) {
15235       weight = CW_Constant;
15236     }
15237     break;
15238   case 'e':
15239     if (ConstantInt *C = dyn_cast<ConstantInt>(CallOperandVal)) {
15240       if ((C->getSExtValue() >= -0x80000000LL) &&
15241           (C->getSExtValue() <= 0x7fffffffLL))
15242         weight = CW_Constant;
15243     }
15244     break;
15245   case 'Z':
15246     if (ConstantInt *C = dyn_cast<ConstantInt>(CallOperandVal)) {
15247       if (C->getZExtValue() <= 0xffffffff)
15248         weight = CW_Constant;
15249     }
15250     break;
15251   }
15252   return weight;
15253 }
15254
15255 /// LowerXConstraint - try to replace an X constraint, which matches anything,
15256 /// with another that has more specific requirements based on the type of the
15257 /// corresponding operand.
15258 const char *X86TargetLowering::
15259 LowerXConstraint(EVT ConstraintVT) const {
15260   // FP X constraints get lowered to SSE1/2 registers if available, otherwise
15261   // 'f' like normal targets.
15262   if (ConstraintVT.isFloatingPoint()) {
15263     if (Subtarget->hasSSE2())
15264       return "Y";
15265     if (Subtarget->hasSSE1())
15266       return "x";
15267   }
15268
15269   return TargetLowering::LowerXConstraint(ConstraintVT);
15270 }
15271
15272 /// LowerAsmOperandForConstraint - Lower the specified operand into the Ops
15273 /// vector.  If it is invalid, don't add anything to Ops.
15274 void X86TargetLowering::LowerAsmOperandForConstraint(SDValue Op,
15275                                                      std::string &Constraint,
15276                                                      std::vector<SDValue>&Ops,
15277                                                      SelectionDAG &DAG) const {
15278   SDValue Result(0, 0);
15279
15280   // Only support length 1 constraints for now.
15281   if (Constraint.length() > 1) return;
15282
15283   char ConstraintLetter = Constraint[0];
15284   switch (ConstraintLetter) {
15285   default: break;
15286   case 'I':
15287     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op)) {
15288       if (C->getZExtValue() <= 31) {
15289         Result = DAG.getTargetConstant(C->getZExtValue(), Op.getValueType());
15290         break;
15291       }
15292     }
15293     return;
15294   case 'J':
15295     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op)) {
15296       if (C->getZExtValue() <= 63) {
15297         Result = DAG.getTargetConstant(C->getZExtValue(), Op.getValueType());
15298         break;
15299       }
15300     }
15301     return;
15302   case 'K':
15303     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op)) {
15304       if ((int8_t)C->getSExtValue() == C->getSExtValue()) {
15305         Result = DAG.getTargetConstant(C->getZExtValue(), Op.getValueType());
15306         break;
15307       }
15308     }
15309     return;
15310   case 'N':
15311     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op)) {
15312       if (C->getZExtValue() <= 255) {
15313         Result = DAG.getTargetConstant(C->getZExtValue(), Op.getValueType());
15314         break;
15315       }
15316     }
15317     return;
15318   case 'e': {
15319     // 32-bit signed value
15320     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op)) {
15321       if (ConstantInt::isValueValidForType(Type::getInt32Ty(*DAG.getContext()),
15322                                            C->getSExtValue())) {
15323         // Widen to 64 bits here to get it sign extended.
15324         Result = DAG.getTargetConstant(C->getSExtValue(), MVT::i64);
15325         break;
15326       }
15327     // FIXME gcc accepts some relocatable values here too, but only in certain
15328     // memory models; it's complicated.
15329     }
15330     return;
15331   }
15332   case 'Z': {
15333     // 32-bit unsigned value
15334     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op)) {
15335       if (ConstantInt::isValueValidForType(Type::getInt32Ty(*DAG.getContext()),
15336                                            C->getZExtValue())) {
15337         Result = DAG.getTargetConstant(C->getZExtValue(), Op.getValueType());
15338         break;
15339       }
15340     }
15341     // FIXME gcc accepts some relocatable values here too, but only in certain
15342     // memory models; it's complicated.
15343     return;
15344   }
15345   case 'i': {
15346     // Literal immediates are always ok.
15347     if (ConstantSDNode *CST = dyn_cast<ConstantSDNode>(Op)) {
15348       // Widen to 64 bits here to get it sign extended.
15349       Result = DAG.getTargetConstant(CST->getSExtValue(), MVT::i64);
15350       break;
15351     }
15352
15353     // In any sort of PIC mode addresses need to be computed at runtime by
15354     // adding in a register or some sort of table lookup.  These can't
15355     // be used as immediates.
15356     if (Subtarget->isPICStyleGOT() || Subtarget->isPICStyleStubPIC())
15357       return;
15358
15359     // If we are in non-pic codegen mode, we allow the address of a global (with
15360     // an optional displacement) to be used with 'i'.
15361     GlobalAddressSDNode *GA = 0;
15362     int64_t Offset = 0;
15363
15364     // Match either (GA), (GA+C), (GA+C1+C2), etc.
15365     while (1) {
15366       if ((GA = dyn_cast<GlobalAddressSDNode>(Op))) {
15367         Offset += GA->getOffset();
15368         break;
15369       } else if (Op.getOpcode() == ISD::ADD) {
15370         if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op.getOperand(1))) {
15371           Offset += C->getZExtValue();
15372           Op = Op.getOperand(0);
15373           continue;
15374         }
15375       } else if (Op.getOpcode() == ISD::SUB) {
15376         if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op.getOperand(1))) {
15377           Offset += -C->getZExtValue();
15378           Op = Op.getOperand(0);
15379           continue;
15380         }
15381       }
15382
15383       // Otherwise, this isn't something we can handle, reject it.
15384       return;
15385     }
15386
15387     const GlobalValue *GV = GA->getGlobal();
15388     // If we require an extra load to get this address, as in PIC mode, we
15389     // can't accept it.
15390     if (isGlobalStubReference(Subtarget->ClassifyGlobalReference(GV,
15391                                                         getTargetMachine())))
15392       return;
15393
15394     Result = DAG.getTargetGlobalAddress(GV, Op.getDebugLoc(),
15395                                         GA->getValueType(0), Offset);
15396     break;
15397   }
15398   }
15399
15400   if (Result.getNode()) {
15401     Ops.push_back(Result);
15402     return;
15403   }
15404   return TargetLowering::LowerAsmOperandForConstraint(Op, Constraint, Ops, DAG);
15405 }
15406
15407 std::pair<unsigned, const TargetRegisterClass*>
15408 X86TargetLowering::getRegForInlineAsmConstraint(const std::string &Constraint,
15409                                                 EVT VT) const {
15410   // First, see if this is a constraint that directly corresponds to an LLVM
15411   // register class.
15412   if (Constraint.size() == 1) {
15413     // GCC Constraint Letters
15414     switch (Constraint[0]) {
15415     default: break;
15416       // TODO: Slight differences here in allocation order and leaving
15417       // RIP in the class. Do they matter any more here than they do
15418       // in the normal allocation?
15419     case 'q':   // GENERAL_REGS in 64-bit mode, Q_REGS in 32-bit mode.
15420       if (Subtarget->is64Bit()) {
15421         if (VT == MVT::i32 || VT == MVT::f32)
15422           return std::make_pair(0U, X86::GR32RegisterClass);
15423         else if (VT == MVT::i16)
15424           return std::make_pair(0U, X86::GR16RegisterClass);
15425         else if (VT == MVT::i8 || VT == MVT::i1)
15426           return std::make_pair(0U, X86::GR8RegisterClass);
15427         else if (VT == MVT::i64 || VT == MVT::f64)
15428           return std::make_pair(0U, X86::GR64RegisterClass);
15429         break;
15430       }
15431       // 32-bit fallthrough
15432     case 'Q':   // Q_REGS
15433       if (VT == MVT::i32 || VT == MVT::f32)
15434         return std::make_pair(0U, X86::GR32_ABCDRegisterClass);
15435       else if (VT == MVT::i16)
15436         return std::make_pair(0U, X86::GR16_ABCDRegisterClass);
15437       else if (VT == MVT::i8 || VT == MVT::i1)
15438         return std::make_pair(0U, X86::GR8_ABCD_LRegisterClass);
15439       else if (VT == MVT::i64)
15440         return std::make_pair(0U, X86::GR64_ABCDRegisterClass);
15441       break;
15442     case 'r':   // GENERAL_REGS
15443     case 'l':   // INDEX_REGS
15444       if (VT == MVT::i8 || VT == MVT::i1)
15445         return std::make_pair(0U, X86::GR8RegisterClass);
15446       if (VT == MVT::i16)
15447         return std::make_pair(0U, X86::GR16RegisterClass);
15448       if (VT == MVT::i32 || VT == MVT::f32 || !Subtarget->is64Bit())
15449         return std::make_pair(0U, X86::GR32RegisterClass);
15450       return std::make_pair(0U, X86::GR64RegisterClass);
15451     case 'R':   // LEGACY_REGS
15452       if (VT == MVT::i8 || VT == MVT::i1)
15453         return std::make_pair(0U, X86::GR8_NOREXRegisterClass);
15454       if (VT == MVT::i16)
15455         return std::make_pair(0U, X86::GR16_NOREXRegisterClass);
15456       if (VT == MVT::i32 || !Subtarget->is64Bit())
15457         return std::make_pair(0U, X86::GR32_NOREXRegisterClass);
15458       return std::make_pair(0U, X86::GR64_NOREXRegisterClass);
15459     case 'f':  // FP Stack registers.
15460       // If SSE is enabled for this VT, use f80 to ensure the isel moves the
15461       // value to the correct fpstack register class.
15462       if (VT == MVT::f32 && !isScalarFPTypeInSSEReg(VT))
15463         return std::make_pair(0U, X86::RFP32RegisterClass);
15464       if (VT == MVT::f64 && !isScalarFPTypeInSSEReg(VT))
15465         return std::make_pair(0U, X86::RFP64RegisterClass);
15466       return std::make_pair(0U, X86::RFP80RegisterClass);
15467     case 'y':   // MMX_REGS if MMX allowed.
15468       if (!Subtarget->hasMMX()) break;
15469       return std::make_pair(0U, X86::VR64RegisterClass);
15470     case 'Y':   // SSE_REGS if SSE2 allowed
15471       if (!Subtarget->hasSSE2()) break;
15472       // FALL THROUGH.
15473     case 'x':   // SSE_REGS if SSE1 allowed or AVX_REGS if AVX allowed
15474       if (!Subtarget->hasSSE1()) break;
15475
15476       switch (VT.getSimpleVT().SimpleTy) {
15477       default: break;
15478       // Scalar SSE types.
15479       case MVT::f32:
15480       case MVT::i32:
15481         return std::make_pair(0U, X86::FR32RegisterClass);
15482       case MVT::f64:
15483       case MVT::i64:
15484         return std::make_pair(0U, X86::FR64RegisterClass);
15485       // Vector types.
15486       case MVT::v16i8:
15487       case MVT::v8i16:
15488       case MVT::v4i32:
15489       case MVT::v2i64:
15490       case MVT::v4f32:
15491       case MVT::v2f64:
15492         return std::make_pair(0U, X86::VR128RegisterClass);
15493       // AVX types.
15494       case MVT::v32i8:
15495       case MVT::v16i16:
15496       case MVT::v8i32:
15497       case MVT::v4i64:
15498       case MVT::v8f32:
15499       case MVT::v4f64:
15500         return std::make_pair(0U, X86::VR256RegisterClass);
15501         
15502       }
15503       break;
15504     }
15505   }
15506
15507   // Use the default implementation in TargetLowering to convert the register
15508   // constraint into a member of a register class.
15509   std::pair<unsigned, const TargetRegisterClass*> Res;
15510   Res = TargetLowering::getRegForInlineAsmConstraint(Constraint, VT);
15511
15512   // Not found as a standard register?
15513   if (Res.second == 0) {
15514     // Map st(0) -> st(7) -> ST0
15515     if (Constraint.size() == 7 && Constraint[0] == '{' &&
15516         tolower(Constraint[1]) == 's' &&
15517         tolower(Constraint[2]) == 't' &&
15518         Constraint[3] == '(' &&
15519         (Constraint[4] >= '0' && Constraint[4] <= '7') &&
15520         Constraint[5] == ')' &&
15521         Constraint[6] == '}') {
15522
15523       Res.first = X86::ST0+Constraint[4]-'0';
15524       Res.second = X86::RFP80RegisterClass;
15525       return Res;
15526     }
15527
15528     // GCC allows "st(0)" to be called just plain "st".
15529     if (StringRef("{st}").equals_lower(Constraint)) {
15530       Res.first = X86::ST0;
15531       Res.second = X86::RFP80RegisterClass;
15532       return Res;
15533     }
15534
15535     // flags -> EFLAGS
15536     if (StringRef("{flags}").equals_lower(Constraint)) {
15537       Res.first = X86::EFLAGS;
15538       Res.second = X86::CCRRegisterClass;
15539       return Res;
15540     }
15541
15542     // 'A' means EAX + EDX.
15543     if (Constraint == "A") {
15544       Res.first = X86::EAX;
15545       Res.second = X86::GR32_ADRegisterClass;
15546       return Res;
15547     }
15548     return Res;
15549   }
15550
15551   // Otherwise, check to see if this is a register class of the wrong value
15552   // type.  For example, we want to map "{ax},i32" -> {eax}, we don't want it to
15553   // turn into {ax},{dx}.
15554   if (Res.second->hasType(VT))
15555     return Res;   // Correct type already, nothing to do.
15556
15557   // All of the single-register GCC register classes map their values onto
15558   // 16-bit register pieces "ax","dx","cx","bx","si","di","bp","sp".  If we
15559   // really want an 8-bit or 32-bit register, map to the appropriate register
15560   // class and return the appropriate register.
15561   if (Res.second == X86::GR16RegisterClass) {
15562     if (VT == MVT::i8) {
15563       unsigned DestReg = 0;
15564       switch (Res.first) {
15565       default: break;
15566       case X86::AX: DestReg = X86::AL; break;
15567       case X86::DX: DestReg = X86::DL; break;
15568       case X86::CX: DestReg = X86::CL; break;
15569       case X86::BX: DestReg = X86::BL; break;
15570       }
15571       if (DestReg) {
15572         Res.first = DestReg;
15573         Res.second = X86::GR8RegisterClass;
15574       }
15575     } else if (VT == MVT::i32) {
15576       unsigned DestReg = 0;
15577       switch (Res.first) {
15578       default: break;
15579       case X86::AX: DestReg = X86::EAX; break;
15580       case X86::DX: DestReg = X86::EDX; break;
15581       case X86::CX: DestReg = X86::ECX; break;
15582       case X86::BX: DestReg = X86::EBX; break;
15583       case X86::SI: DestReg = X86::ESI; break;
15584       case X86::DI: DestReg = X86::EDI; break;
15585       case X86::BP: DestReg = X86::EBP; break;
15586       case X86::SP: DestReg = X86::ESP; break;
15587       }
15588       if (DestReg) {
15589         Res.first = DestReg;
15590         Res.second = X86::GR32RegisterClass;
15591       }
15592     } else if (VT == MVT::i64) {
15593       unsigned DestReg = 0;
15594       switch (Res.first) {
15595       default: break;
15596       case X86::AX: DestReg = X86::RAX; break;
15597       case X86::DX: DestReg = X86::RDX; break;
15598       case X86::CX: DestReg = X86::RCX; break;
15599       case X86::BX: DestReg = X86::RBX; break;
15600       case X86::SI: DestReg = X86::RSI; break;
15601       case X86::DI: DestReg = X86::RDI; break;
15602       case X86::BP: DestReg = X86::RBP; break;
15603       case X86::SP: DestReg = X86::RSP; break;
15604       }
15605       if (DestReg) {
15606         Res.first = DestReg;
15607         Res.second = X86::GR64RegisterClass;
15608       }
15609     }
15610   } else if (Res.second == X86::FR32RegisterClass ||
15611              Res.second == X86::FR64RegisterClass ||
15612              Res.second == X86::VR128RegisterClass) {
15613     // Handle references to XMM physical registers that got mapped into the
15614     // wrong class.  This can happen with constraints like {xmm0} where the
15615     // target independent register mapper will just pick the first match it can
15616     // find, ignoring the required type.
15617     if (VT == MVT::f32)
15618       Res.second = X86::FR32RegisterClass;
15619     else if (VT == MVT::f64)
15620       Res.second = X86::FR64RegisterClass;
15621     else if (X86::VR128RegisterClass->hasType(VT))
15622       Res.second = X86::VR128RegisterClass;
15623   }
15624
15625   return Res;
15626 }