AVX-512: Fixed a bug in shufflevector lowering.
[oota-llvm.git] / lib / Target / X86 / X86ISelLowering.cpp
1 //===-- X86ISelLowering.cpp - X86 DAG Lowering Implementation -------------===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 // This file defines the interfaces that X86 uses to lower LLVM code into a
11 // selection DAG.
12 //
13 //===----------------------------------------------------------------------===//
14
15 #include "X86ISelLowering.h"
16 #include "Utils/X86ShuffleDecode.h"
17 #include "X86CallingConv.h"
18 #include "X86InstrBuilder.h"
19 #include "X86MachineFunctionInfo.h"
20 #include "X86TargetMachine.h"
21 #include "X86TargetObjectFile.h"
22 #include "llvm/ADT/SmallSet.h"
23 #include "llvm/ADT/Statistic.h"
24 #include "llvm/ADT/StringExtras.h"
25 #include "llvm/ADT/StringSwitch.h"
26 #include "llvm/ADT/VariadicFunction.h"
27 #include "llvm/CodeGen/IntrinsicLowering.h"
28 #include "llvm/CodeGen/MachineFrameInfo.h"
29 #include "llvm/CodeGen/MachineFunction.h"
30 #include "llvm/CodeGen/MachineInstrBuilder.h"
31 #include "llvm/CodeGen/MachineJumpTableInfo.h"
32 #include "llvm/CodeGen/MachineModuleInfo.h"
33 #include "llvm/CodeGen/MachineRegisterInfo.h"
34 #include "llvm/IR/CallSite.h"
35 #include "llvm/IR/CallingConv.h"
36 #include "llvm/IR/Constants.h"
37 #include "llvm/IR/DerivedTypes.h"
38 #include "llvm/IR/Function.h"
39 #include "llvm/IR/GlobalAlias.h"
40 #include "llvm/IR/GlobalVariable.h"
41 #include "llvm/IR/Instructions.h"
42 #include "llvm/IR/Intrinsics.h"
43 #include "llvm/MC/MCAsmInfo.h"
44 #include "llvm/MC/MCContext.h"
45 #include "llvm/MC/MCExpr.h"
46 #include "llvm/MC/MCSymbol.h"
47 #include "llvm/Support/CommandLine.h"
48 #include "llvm/Support/Debug.h"
49 #include "llvm/Support/ErrorHandling.h"
50 #include "llvm/Support/MathExtras.h"
51 #include "llvm/Target/TargetOptions.h"
52 #include <bitset>
53 #include <numeric>
54 #include <cctype>
55 using namespace llvm;
56
57 #define DEBUG_TYPE "x86-isel"
58
59 STATISTIC(NumTailCalls, "Number of tail calls");
60
61 static cl::opt<bool> ExperimentalVectorWideningLegalization(
62     "x86-experimental-vector-widening-legalization", cl::init(false),
63     cl::desc("Enable an experimental vector type legalization through widening "
64              "rather than promotion."),
65     cl::Hidden);
66
67 static cl::opt<bool> ExperimentalVectorShuffleLowering(
68     "x86-experimental-vector-shuffle-lowering", cl::init(false),
69     cl::desc("Enable an experimental vector shuffle lowering code path."),
70     cl::Hidden);
71
72 // Forward declarations.
73 static SDValue getMOVL(SelectionDAG &DAG, SDLoc dl, EVT VT, SDValue V1,
74                        SDValue V2);
75
76 static SDValue ExtractSubVector(SDValue Vec, unsigned IdxVal,
77                                 SelectionDAG &DAG, SDLoc dl,
78                                 unsigned vectorWidth) {
79   assert((vectorWidth == 128 || vectorWidth == 256) &&
80          "Unsupported vector width");
81   EVT VT = Vec.getValueType();
82   EVT ElVT = VT.getVectorElementType();
83   unsigned Factor = VT.getSizeInBits()/vectorWidth;
84   EVT ResultVT = EVT::getVectorVT(*DAG.getContext(), ElVT,
85                                   VT.getVectorNumElements()/Factor);
86
87   // Extract from UNDEF is UNDEF.
88   if (Vec.getOpcode() == ISD::UNDEF)
89     return DAG.getUNDEF(ResultVT);
90
91   // Extract the relevant vectorWidth bits.  Generate an EXTRACT_SUBVECTOR
92   unsigned ElemsPerChunk = vectorWidth / ElVT.getSizeInBits();
93
94   // This is the index of the first element of the vectorWidth-bit chunk
95   // we want.
96   unsigned NormalizedIdxVal = (((IdxVal * ElVT.getSizeInBits()) / vectorWidth)
97                                * ElemsPerChunk);
98
99   // If the input is a buildvector just emit a smaller one.
100   if (Vec.getOpcode() == ISD::BUILD_VECTOR)
101     return DAG.getNode(ISD::BUILD_VECTOR, dl, ResultVT,
102                        makeArrayRef(Vec->op_begin()+NormalizedIdxVal,
103                                     ElemsPerChunk));
104
105   SDValue VecIdx = DAG.getIntPtrConstant(NormalizedIdxVal);
106   SDValue Result = DAG.getNode(ISD::EXTRACT_SUBVECTOR, dl, ResultVT, Vec,
107                                VecIdx);
108
109   return Result;
110
111 }
112 /// Generate a DAG to grab 128-bits from a vector > 128 bits.  This
113 /// sets things up to match to an AVX VEXTRACTF128 / VEXTRACTI128
114 /// or AVX-512 VEXTRACTF32x4 / VEXTRACTI32x4
115 /// instructions or a simple subregister reference. Idx is an index in the
116 /// 128 bits we want.  It need not be aligned to a 128-bit bounday.  That makes
117 /// lowering EXTRACT_VECTOR_ELT operations easier.
118 static SDValue Extract128BitVector(SDValue Vec, unsigned IdxVal,
119                                    SelectionDAG &DAG, SDLoc dl) {
120   assert((Vec.getValueType().is256BitVector() ||
121           Vec.getValueType().is512BitVector()) && "Unexpected vector size!");
122   return ExtractSubVector(Vec, IdxVal, DAG, dl, 128);
123 }
124
125 /// Generate a DAG to grab 256-bits from a 512-bit vector.
126 static SDValue Extract256BitVector(SDValue Vec, unsigned IdxVal,
127                                    SelectionDAG &DAG, SDLoc dl) {
128   assert(Vec.getValueType().is512BitVector() && "Unexpected vector size!");
129   return ExtractSubVector(Vec, IdxVal, DAG, dl, 256);
130 }
131
132 static SDValue InsertSubVector(SDValue Result, SDValue Vec,
133                                unsigned IdxVal, SelectionDAG &DAG,
134                                SDLoc dl, unsigned vectorWidth) {
135   assert((vectorWidth == 128 || vectorWidth == 256) &&
136          "Unsupported vector width");
137   // Inserting UNDEF is Result
138   if (Vec.getOpcode() == ISD::UNDEF)
139     return Result;
140   EVT VT = Vec.getValueType();
141   EVT ElVT = VT.getVectorElementType();
142   EVT ResultVT = Result.getValueType();
143
144   // Insert the relevant vectorWidth bits.
145   unsigned ElemsPerChunk = vectorWidth/ElVT.getSizeInBits();
146
147   // This is the index of the first element of the vectorWidth-bit chunk
148   // we want.
149   unsigned NormalizedIdxVal = (((IdxVal * ElVT.getSizeInBits())/vectorWidth)
150                                * ElemsPerChunk);
151
152   SDValue VecIdx = DAG.getIntPtrConstant(NormalizedIdxVal);
153   return DAG.getNode(ISD::INSERT_SUBVECTOR, dl, ResultVT, Result, Vec,
154                      VecIdx);
155 }
156 /// Generate a DAG to put 128-bits into a vector > 128 bits.  This
157 /// sets things up to match to an AVX VINSERTF128/VINSERTI128 or
158 /// AVX-512 VINSERTF32x4/VINSERTI32x4 instructions or a
159 /// simple superregister reference.  Idx is an index in the 128 bits
160 /// we want.  It need not be aligned to a 128-bit bounday.  That makes
161 /// lowering INSERT_VECTOR_ELT operations easier.
162 static SDValue Insert128BitVector(SDValue Result, SDValue Vec,
163                                   unsigned IdxVal, SelectionDAG &DAG,
164                                   SDLoc dl) {
165   assert(Vec.getValueType().is128BitVector() && "Unexpected vector size!");
166   return InsertSubVector(Result, Vec, IdxVal, DAG, dl, 128);
167 }
168
169 static SDValue Insert256BitVector(SDValue Result, SDValue Vec,
170                                   unsigned IdxVal, SelectionDAG &DAG,
171                                   SDLoc dl) {
172   assert(Vec.getValueType().is256BitVector() && "Unexpected vector size!");
173   return InsertSubVector(Result, Vec, IdxVal, DAG, dl, 256);
174 }
175
176 /// Concat two 128-bit vectors into a 256 bit vector using VINSERTF128
177 /// instructions. This is used because creating CONCAT_VECTOR nodes of
178 /// BUILD_VECTORS returns a larger BUILD_VECTOR while we're trying to lower
179 /// large BUILD_VECTORS.
180 static SDValue Concat128BitVectors(SDValue V1, SDValue V2, EVT VT,
181                                    unsigned NumElems, SelectionDAG &DAG,
182                                    SDLoc dl) {
183   SDValue V = Insert128BitVector(DAG.getUNDEF(VT), V1, 0, DAG, dl);
184   return Insert128BitVector(V, V2, NumElems/2, DAG, dl);
185 }
186
187 static SDValue Concat256BitVectors(SDValue V1, SDValue V2, EVT VT,
188                                    unsigned NumElems, SelectionDAG &DAG,
189                                    SDLoc dl) {
190   SDValue V = Insert256BitVector(DAG.getUNDEF(VT), V1, 0, DAG, dl);
191   return Insert256BitVector(V, V2, NumElems/2, DAG, dl);
192 }
193
194 static TargetLoweringObjectFile *createTLOF(const Triple &TT) {
195   if (TT.isOSBinFormatMachO()) {
196     if (TT.getArch() == Triple::x86_64)
197       return new X86_64MachoTargetObjectFile();
198     return new TargetLoweringObjectFileMachO();
199   }
200
201   if (TT.isOSLinux())
202     return new X86LinuxTargetObjectFile();
203   if (TT.isOSBinFormatELF())
204     return new TargetLoweringObjectFileELF();
205   if (TT.isKnownWindowsMSVCEnvironment())
206     return new X86WindowsTargetObjectFile();
207   if (TT.isOSBinFormatCOFF())
208     return new TargetLoweringObjectFileCOFF();
209   llvm_unreachable("unknown subtarget type");
210 }
211
212 // FIXME: This should stop caching the target machine as soon as
213 // we can remove resetOperationActions et al.
214 X86TargetLowering::X86TargetLowering(X86TargetMachine &TM)
215   : TargetLowering(TM, createTLOF(Triple(TM.getTargetTriple()))) {
216   Subtarget = &TM.getSubtarget<X86Subtarget>();
217   X86ScalarSSEf64 = Subtarget->hasSSE2();
218   X86ScalarSSEf32 = Subtarget->hasSSE1();
219   TD = getDataLayout();
220
221   resetOperationActions();
222 }
223
224 void X86TargetLowering::resetOperationActions() {
225   const TargetMachine &TM = getTargetMachine();
226   static bool FirstTimeThrough = true;
227
228   // If none of the target options have changed, then we don't need to reset the
229   // operation actions.
230   if (!FirstTimeThrough && TO == TM.Options) return;
231
232   if (!FirstTimeThrough) {
233     // Reinitialize the actions.
234     initActions();
235     FirstTimeThrough = false;
236   }
237
238   TO = TM.Options;
239
240   // Set up the TargetLowering object.
241   static const MVT IntVTs[] = { MVT::i8, MVT::i16, MVT::i32, MVT::i64 };
242
243   // X86 is weird, it always uses i8 for shift amounts and setcc results.
244   setBooleanContents(ZeroOrOneBooleanContent);
245   // X86-SSE is even stranger. It uses -1 or 0 for vector masks.
246   setBooleanVectorContents(ZeroOrNegativeOneBooleanContent);
247
248   // For 64-bit since we have so many registers use the ILP scheduler, for
249   // 32-bit code use the register pressure specific scheduling.
250   // For Atom, always use ILP scheduling.
251   if (Subtarget->isAtom())
252     setSchedulingPreference(Sched::ILP);
253   else if (Subtarget->is64Bit())
254     setSchedulingPreference(Sched::ILP);
255   else
256     setSchedulingPreference(Sched::RegPressure);
257   const X86RegisterInfo *RegInfo =
258       TM.getSubtarget<X86Subtarget>().getRegisterInfo();
259   setStackPointerRegisterToSaveRestore(RegInfo->getStackRegister());
260
261   // Bypass expensive divides on Atom when compiling with O2
262   if (Subtarget->hasSlowDivide() && TM.getOptLevel() >= CodeGenOpt::Default) {
263     addBypassSlowDiv(32, 8);
264     if (Subtarget->is64Bit())
265       addBypassSlowDiv(64, 16);
266   }
267
268   if (Subtarget->isTargetKnownWindowsMSVC()) {
269     // Setup Windows compiler runtime calls.
270     setLibcallName(RTLIB::SDIV_I64, "_alldiv");
271     setLibcallName(RTLIB::UDIV_I64, "_aulldiv");
272     setLibcallName(RTLIB::SREM_I64, "_allrem");
273     setLibcallName(RTLIB::UREM_I64, "_aullrem");
274     setLibcallName(RTLIB::MUL_I64, "_allmul");
275     setLibcallCallingConv(RTLIB::SDIV_I64, CallingConv::X86_StdCall);
276     setLibcallCallingConv(RTLIB::UDIV_I64, CallingConv::X86_StdCall);
277     setLibcallCallingConv(RTLIB::SREM_I64, CallingConv::X86_StdCall);
278     setLibcallCallingConv(RTLIB::UREM_I64, CallingConv::X86_StdCall);
279     setLibcallCallingConv(RTLIB::MUL_I64, CallingConv::X86_StdCall);
280
281     // The _ftol2 runtime function has an unusual calling conv, which
282     // is modeled by a special pseudo-instruction.
283     setLibcallName(RTLIB::FPTOUINT_F64_I64, nullptr);
284     setLibcallName(RTLIB::FPTOUINT_F32_I64, nullptr);
285     setLibcallName(RTLIB::FPTOUINT_F64_I32, nullptr);
286     setLibcallName(RTLIB::FPTOUINT_F32_I32, nullptr);
287   }
288
289   if (Subtarget->isTargetDarwin()) {
290     // Darwin should use _setjmp/_longjmp instead of setjmp/longjmp.
291     setUseUnderscoreSetJmp(false);
292     setUseUnderscoreLongJmp(false);
293   } else if (Subtarget->isTargetWindowsGNU()) {
294     // MS runtime is weird: it exports _setjmp, but longjmp!
295     setUseUnderscoreSetJmp(true);
296     setUseUnderscoreLongJmp(false);
297   } else {
298     setUseUnderscoreSetJmp(true);
299     setUseUnderscoreLongJmp(true);
300   }
301
302   // Set up the register classes.
303   addRegisterClass(MVT::i8, &X86::GR8RegClass);
304   addRegisterClass(MVT::i16, &X86::GR16RegClass);
305   addRegisterClass(MVT::i32, &X86::GR32RegClass);
306   if (Subtarget->is64Bit())
307     addRegisterClass(MVT::i64, &X86::GR64RegClass);
308
309   setLoadExtAction(ISD::SEXTLOAD, MVT::i1, Promote);
310
311   // We don't accept any truncstore of integer registers.
312   setTruncStoreAction(MVT::i64, MVT::i32, Expand);
313   setTruncStoreAction(MVT::i64, MVT::i16, Expand);
314   setTruncStoreAction(MVT::i64, MVT::i8 , Expand);
315   setTruncStoreAction(MVT::i32, MVT::i16, Expand);
316   setTruncStoreAction(MVT::i32, MVT::i8 , Expand);
317   setTruncStoreAction(MVT::i16, MVT::i8,  Expand);
318
319   // SETOEQ and SETUNE require checking two conditions.
320   setCondCodeAction(ISD::SETOEQ, MVT::f32, Expand);
321   setCondCodeAction(ISD::SETOEQ, MVT::f64, Expand);
322   setCondCodeAction(ISD::SETOEQ, MVT::f80, Expand);
323   setCondCodeAction(ISD::SETUNE, MVT::f32, Expand);
324   setCondCodeAction(ISD::SETUNE, MVT::f64, Expand);
325   setCondCodeAction(ISD::SETUNE, MVT::f80, Expand);
326
327   // Promote all UINT_TO_FP to larger SINT_TO_FP's, as X86 doesn't have this
328   // operation.
329   setOperationAction(ISD::UINT_TO_FP       , MVT::i1   , Promote);
330   setOperationAction(ISD::UINT_TO_FP       , MVT::i8   , Promote);
331   setOperationAction(ISD::UINT_TO_FP       , MVT::i16  , Promote);
332
333   if (Subtarget->is64Bit()) {
334     setOperationAction(ISD::UINT_TO_FP     , MVT::i32  , Promote);
335     setOperationAction(ISD::UINT_TO_FP     , MVT::i64  , Custom);
336   } else if (!TM.Options.UseSoftFloat) {
337     // We have an algorithm for SSE2->double, and we turn this into a
338     // 64-bit FILD followed by conditional FADD for other targets.
339     setOperationAction(ISD::UINT_TO_FP     , MVT::i64  , Custom);
340     // We have an algorithm for SSE2, and we turn this into a 64-bit
341     // FILD for other targets.
342     setOperationAction(ISD::UINT_TO_FP     , MVT::i32  , Custom);
343   }
344
345   // Promote i1/i8 SINT_TO_FP to larger SINT_TO_FP's, as X86 doesn't have
346   // this operation.
347   setOperationAction(ISD::SINT_TO_FP       , MVT::i1   , Promote);
348   setOperationAction(ISD::SINT_TO_FP       , MVT::i8   , Promote);
349
350   if (!TM.Options.UseSoftFloat) {
351     // SSE has no i16 to fp conversion, only i32
352     if (X86ScalarSSEf32) {
353       setOperationAction(ISD::SINT_TO_FP     , MVT::i16  , Promote);
354       // f32 and f64 cases are Legal, f80 case is not
355       setOperationAction(ISD::SINT_TO_FP     , MVT::i32  , Custom);
356     } else {
357       setOperationAction(ISD::SINT_TO_FP     , MVT::i16  , Custom);
358       setOperationAction(ISD::SINT_TO_FP     , MVT::i32  , Custom);
359     }
360   } else {
361     setOperationAction(ISD::SINT_TO_FP     , MVT::i16  , Promote);
362     setOperationAction(ISD::SINT_TO_FP     , MVT::i32  , Promote);
363   }
364
365   // In 32-bit mode these are custom lowered.  In 64-bit mode F32 and F64
366   // are Legal, f80 is custom lowered.
367   setOperationAction(ISD::FP_TO_SINT     , MVT::i64  , Custom);
368   setOperationAction(ISD::SINT_TO_FP     , MVT::i64  , Custom);
369
370   // Promote i1/i8 FP_TO_SINT to larger FP_TO_SINTS's, as X86 doesn't have
371   // this operation.
372   setOperationAction(ISD::FP_TO_SINT       , MVT::i1   , Promote);
373   setOperationAction(ISD::FP_TO_SINT       , MVT::i8   , Promote);
374
375   if (X86ScalarSSEf32) {
376     setOperationAction(ISD::FP_TO_SINT     , MVT::i16  , Promote);
377     // f32 and f64 cases are Legal, f80 case is not
378     setOperationAction(ISD::FP_TO_SINT     , MVT::i32  , Custom);
379   } else {
380     setOperationAction(ISD::FP_TO_SINT     , MVT::i16  , Custom);
381     setOperationAction(ISD::FP_TO_SINT     , MVT::i32  , Custom);
382   }
383
384   // Handle FP_TO_UINT by promoting the destination to a larger signed
385   // conversion.
386   setOperationAction(ISD::FP_TO_UINT       , MVT::i1   , Promote);
387   setOperationAction(ISD::FP_TO_UINT       , MVT::i8   , Promote);
388   setOperationAction(ISD::FP_TO_UINT       , MVT::i16  , Promote);
389
390   if (Subtarget->is64Bit()) {
391     setOperationAction(ISD::FP_TO_UINT     , MVT::i64  , Expand);
392     setOperationAction(ISD::FP_TO_UINT     , MVT::i32  , Promote);
393   } else if (!TM.Options.UseSoftFloat) {
394     // Since AVX is a superset of SSE3, only check for SSE here.
395     if (Subtarget->hasSSE1() && !Subtarget->hasSSE3())
396       // Expand FP_TO_UINT into a select.
397       // FIXME: We would like to use a Custom expander here eventually to do
398       // the optimal thing for SSE vs. the default expansion in the legalizer.
399       setOperationAction(ISD::FP_TO_UINT   , MVT::i32  , Expand);
400     else
401       // With SSE3 we can use fisttpll to convert to a signed i64; without
402       // SSE, we're stuck with a fistpll.
403       setOperationAction(ISD::FP_TO_UINT   , MVT::i32  , Custom);
404   }
405
406   if (isTargetFTOL()) {
407     // Use the _ftol2 runtime function, which has a pseudo-instruction
408     // to handle its weird calling convention.
409     setOperationAction(ISD::FP_TO_UINT     , MVT::i64  , Custom);
410   }
411
412   // TODO: when we have SSE, these could be more efficient, by using movd/movq.
413   if (!X86ScalarSSEf64) {
414     setOperationAction(ISD::BITCAST        , MVT::f32  , Expand);
415     setOperationAction(ISD::BITCAST        , MVT::i32  , Expand);
416     if (Subtarget->is64Bit()) {
417       setOperationAction(ISD::BITCAST      , MVT::f64  , Expand);
418       // Without SSE, i64->f64 goes through memory.
419       setOperationAction(ISD::BITCAST      , MVT::i64  , Expand);
420     }
421   }
422
423   // Scalar integer divide and remainder are lowered to use operations that
424   // produce two results, to match the available instructions. This exposes
425   // the two-result form to trivial CSE, which is able to combine x/y and x%y
426   // into a single instruction.
427   //
428   // Scalar integer multiply-high is also lowered to use two-result
429   // operations, to match the available instructions. However, plain multiply
430   // (low) operations are left as Legal, as there are single-result
431   // instructions for this in x86. Using the two-result multiply instructions
432   // when both high and low results are needed must be arranged by dagcombine.
433   for (unsigned i = 0; i != array_lengthof(IntVTs); ++i) {
434     MVT VT = IntVTs[i];
435     setOperationAction(ISD::MULHS, VT, Expand);
436     setOperationAction(ISD::MULHU, VT, Expand);
437     setOperationAction(ISD::SDIV, VT, Expand);
438     setOperationAction(ISD::UDIV, VT, Expand);
439     setOperationAction(ISD::SREM, VT, Expand);
440     setOperationAction(ISD::UREM, VT, Expand);
441
442     // Add/Sub overflow ops with MVT::Glues are lowered to EFLAGS dependences.
443     setOperationAction(ISD::ADDC, VT, Custom);
444     setOperationAction(ISD::ADDE, VT, Custom);
445     setOperationAction(ISD::SUBC, VT, Custom);
446     setOperationAction(ISD::SUBE, VT, Custom);
447   }
448
449   setOperationAction(ISD::BR_JT            , MVT::Other, Expand);
450   setOperationAction(ISD::BRCOND           , MVT::Other, Custom);
451   setOperationAction(ISD::BR_CC            , MVT::f32,   Expand);
452   setOperationAction(ISD::BR_CC            , MVT::f64,   Expand);
453   setOperationAction(ISD::BR_CC            , MVT::f80,   Expand);
454   setOperationAction(ISD::BR_CC            , MVT::i8,    Expand);
455   setOperationAction(ISD::BR_CC            , MVT::i16,   Expand);
456   setOperationAction(ISD::BR_CC            , MVT::i32,   Expand);
457   setOperationAction(ISD::BR_CC            , MVT::i64,   Expand);
458   setOperationAction(ISD::SELECT_CC        , MVT::f32,   Expand);
459   setOperationAction(ISD::SELECT_CC        , MVT::f64,   Expand);
460   setOperationAction(ISD::SELECT_CC        , MVT::f80,   Expand);
461   setOperationAction(ISD::SELECT_CC        , MVT::i8,    Expand);
462   setOperationAction(ISD::SELECT_CC        , MVT::i16,   Expand);
463   setOperationAction(ISD::SELECT_CC        , MVT::i32,   Expand);
464   setOperationAction(ISD::SELECT_CC        , MVT::i64,   Expand);
465   if (Subtarget->is64Bit())
466     setOperationAction(ISD::SIGN_EXTEND_INREG, MVT::i32, Legal);
467   setOperationAction(ISD::SIGN_EXTEND_INREG, MVT::i16  , Legal);
468   setOperationAction(ISD::SIGN_EXTEND_INREG, MVT::i8   , Legal);
469   setOperationAction(ISD::SIGN_EXTEND_INREG, MVT::i1   , Expand);
470   setOperationAction(ISD::FP_ROUND_INREG   , MVT::f32  , Expand);
471   setOperationAction(ISD::FREM             , MVT::f32  , Expand);
472   setOperationAction(ISD::FREM             , MVT::f64  , Expand);
473   setOperationAction(ISD::FREM             , MVT::f80  , Expand);
474   setOperationAction(ISD::FLT_ROUNDS_      , MVT::i32  , Custom);
475
476   // Promote the i8 variants and force them on up to i32 which has a shorter
477   // encoding.
478   setOperationAction(ISD::CTTZ             , MVT::i8   , Promote);
479   AddPromotedToType (ISD::CTTZ             , MVT::i8   , MVT::i32);
480   setOperationAction(ISD::CTTZ_ZERO_UNDEF  , MVT::i8   , Promote);
481   AddPromotedToType (ISD::CTTZ_ZERO_UNDEF  , MVT::i8   , MVT::i32);
482   if (Subtarget->hasBMI()) {
483     setOperationAction(ISD::CTTZ_ZERO_UNDEF, MVT::i16  , Expand);
484     setOperationAction(ISD::CTTZ_ZERO_UNDEF, MVT::i32  , Expand);
485     if (Subtarget->is64Bit())
486       setOperationAction(ISD::CTTZ_ZERO_UNDEF, MVT::i64, Expand);
487   } else {
488     setOperationAction(ISD::CTTZ           , MVT::i16  , Custom);
489     setOperationAction(ISD::CTTZ           , MVT::i32  , Custom);
490     if (Subtarget->is64Bit())
491       setOperationAction(ISD::CTTZ         , MVT::i64  , Custom);
492   }
493
494   if (Subtarget->hasLZCNT()) {
495     // When promoting the i8 variants, force them to i32 for a shorter
496     // encoding.
497     setOperationAction(ISD::CTLZ           , MVT::i8   , Promote);
498     AddPromotedToType (ISD::CTLZ           , MVT::i8   , MVT::i32);
499     setOperationAction(ISD::CTLZ_ZERO_UNDEF, MVT::i8   , Promote);
500     AddPromotedToType (ISD::CTLZ_ZERO_UNDEF, MVT::i8   , MVT::i32);
501     setOperationAction(ISD::CTLZ_ZERO_UNDEF, MVT::i16  , Expand);
502     setOperationAction(ISD::CTLZ_ZERO_UNDEF, MVT::i32  , Expand);
503     if (Subtarget->is64Bit())
504       setOperationAction(ISD::CTLZ_ZERO_UNDEF, MVT::i64, Expand);
505   } else {
506     setOperationAction(ISD::CTLZ           , MVT::i8   , Custom);
507     setOperationAction(ISD::CTLZ           , MVT::i16  , Custom);
508     setOperationAction(ISD::CTLZ           , MVT::i32  , Custom);
509     setOperationAction(ISD::CTLZ_ZERO_UNDEF, MVT::i8   , Custom);
510     setOperationAction(ISD::CTLZ_ZERO_UNDEF, MVT::i16  , Custom);
511     setOperationAction(ISD::CTLZ_ZERO_UNDEF, MVT::i32  , Custom);
512     if (Subtarget->is64Bit()) {
513       setOperationAction(ISD::CTLZ         , MVT::i64  , Custom);
514       setOperationAction(ISD::CTLZ_ZERO_UNDEF, MVT::i64, Custom);
515     }
516   }
517
518   // Special handling for half-precision floating point conversions.
519   // If we don't have F16C support, then lower half float conversions
520   // into library calls.
521   if (TM.Options.UseSoftFloat || !Subtarget->hasF16C()) {
522     setOperationAction(ISD::FP16_TO_FP, MVT::f32, Expand);
523     setOperationAction(ISD::FP_TO_FP16, MVT::f32, Expand);
524   }
525
526   // There's never any support for operations beyond MVT::f32.
527   setOperationAction(ISD::FP16_TO_FP, MVT::f64, Expand);
528   setOperationAction(ISD::FP16_TO_FP, MVT::f80, Expand);
529   setOperationAction(ISD::FP_TO_FP16, MVT::f64, Expand);
530   setOperationAction(ISD::FP_TO_FP16, MVT::f80, Expand);
531
532   setLoadExtAction(ISD::EXTLOAD, MVT::f16, Expand);
533   setTruncStoreAction(MVT::f32, MVT::f16, Expand);
534   setTruncStoreAction(MVT::f64, MVT::f16, Expand);
535   setTruncStoreAction(MVT::f80, MVT::f16, Expand);
536
537   if (Subtarget->hasPOPCNT()) {
538     setOperationAction(ISD::CTPOP          , MVT::i8   , Promote);
539   } else {
540     setOperationAction(ISD::CTPOP          , MVT::i8   , Expand);
541     setOperationAction(ISD::CTPOP          , MVT::i16  , Expand);
542     setOperationAction(ISD::CTPOP          , MVT::i32  , Expand);
543     if (Subtarget->is64Bit())
544       setOperationAction(ISD::CTPOP        , MVT::i64  , Expand);
545   }
546
547   setOperationAction(ISD::READCYCLECOUNTER , MVT::i64  , Custom);
548
549   if (!Subtarget->hasMOVBE())
550     setOperationAction(ISD::BSWAP          , MVT::i16  , Expand);
551
552   // These should be promoted to a larger select which is supported.
553   setOperationAction(ISD::SELECT          , MVT::i1   , Promote);
554   // X86 wants to expand cmov itself.
555   setOperationAction(ISD::SELECT          , MVT::i8   , Custom);
556   setOperationAction(ISD::SELECT          , MVT::i16  , Custom);
557   setOperationAction(ISD::SELECT          , MVT::i32  , Custom);
558   setOperationAction(ISD::SELECT          , MVT::f32  , Custom);
559   setOperationAction(ISD::SELECT          , MVT::f64  , Custom);
560   setOperationAction(ISD::SELECT          , MVT::f80  , Custom);
561   setOperationAction(ISD::SETCC           , MVT::i8   , Custom);
562   setOperationAction(ISD::SETCC           , MVT::i16  , Custom);
563   setOperationAction(ISD::SETCC           , MVT::i32  , Custom);
564   setOperationAction(ISD::SETCC           , MVT::f32  , Custom);
565   setOperationAction(ISD::SETCC           , MVT::f64  , Custom);
566   setOperationAction(ISD::SETCC           , MVT::f80  , Custom);
567   if (Subtarget->is64Bit()) {
568     setOperationAction(ISD::SELECT        , MVT::i64  , Custom);
569     setOperationAction(ISD::SETCC         , MVT::i64  , Custom);
570   }
571   setOperationAction(ISD::EH_RETURN       , MVT::Other, Custom);
572   // NOTE: EH_SJLJ_SETJMP/_LONGJMP supported here is NOT intended to support
573   // SjLj exception handling but a light-weight setjmp/longjmp replacement to
574   // support continuation, user-level threading, and etc.. As a result, no
575   // other SjLj exception interfaces are implemented and please don't build
576   // your own exception handling based on them.
577   // LLVM/Clang supports zero-cost DWARF exception handling.
578   setOperationAction(ISD::EH_SJLJ_SETJMP, MVT::i32, Custom);
579   setOperationAction(ISD::EH_SJLJ_LONGJMP, MVT::Other, Custom);
580
581   // Darwin ABI issue.
582   setOperationAction(ISD::ConstantPool    , MVT::i32  , Custom);
583   setOperationAction(ISD::JumpTable       , MVT::i32  , Custom);
584   setOperationAction(ISD::GlobalAddress   , MVT::i32  , Custom);
585   setOperationAction(ISD::GlobalTLSAddress, MVT::i32  , Custom);
586   if (Subtarget->is64Bit())
587     setOperationAction(ISD::GlobalTLSAddress, MVT::i64, Custom);
588   setOperationAction(ISD::ExternalSymbol  , MVT::i32  , Custom);
589   setOperationAction(ISD::BlockAddress    , MVT::i32  , Custom);
590   if (Subtarget->is64Bit()) {
591     setOperationAction(ISD::ConstantPool  , MVT::i64  , Custom);
592     setOperationAction(ISD::JumpTable     , MVT::i64  , Custom);
593     setOperationAction(ISD::GlobalAddress , MVT::i64  , Custom);
594     setOperationAction(ISD::ExternalSymbol, MVT::i64  , Custom);
595     setOperationAction(ISD::BlockAddress  , MVT::i64  , Custom);
596   }
597   // 64-bit addm sub, shl, sra, srl (iff 32-bit x86)
598   setOperationAction(ISD::SHL_PARTS       , MVT::i32  , Custom);
599   setOperationAction(ISD::SRA_PARTS       , MVT::i32  , Custom);
600   setOperationAction(ISD::SRL_PARTS       , MVT::i32  , Custom);
601   if (Subtarget->is64Bit()) {
602     setOperationAction(ISD::SHL_PARTS     , MVT::i64  , Custom);
603     setOperationAction(ISD::SRA_PARTS     , MVT::i64  , Custom);
604     setOperationAction(ISD::SRL_PARTS     , MVT::i64  , Custom);
605   }
606
607   if (Subtarget->hasSSE1())
608     setOperationAction(ISD::PREFETCH      , MVT::Other, Legal);
609
610   setOperationAction(ISD::ATOMIC_FENCE  , MVT::Other, Custom);
611
612   // Expand certain atomics
613   for (unsigned i = 0; i != array_lengthof(IntVTs); ++i) {
614     MVT VT = IntVTs[i];
615     setOperationAction(ISD::ATOMIC_CMP_SWAP_WITH_SUCCESS, VT, Custom);
616     setOperationAction(ISD::ATOMIC_LOAD_SUB, VT, Custom);
617     setOperationAction(ISD::ATOMIC_STORE, VT, Custom);
618   }
619
620   if (Subtarget->hasCmpxchg16b()) {
621     setOperationAction(ISD::ATOMIC_CMP_SWAP_WITH_SUCCESS, MVT::i128, Custom);
622   }
623
624   // FIXME - use subtarget debug flags
625   if (!Subtarget->isTargetDarwin() && !Subtarget->isTargetELF() &&
626       !Subtarget->isTargetCygMing() && !Subtarget->isTargetWin64()) {
627     setOperationAction(ISD::EH_LABEL, MVT::Other, Expand);
628   }
629
630   if (Subtarget->is64Bit()) {
631     setExceptionPointerRegister(X86::RAX);
632     setExceptionSelectorRegister(X86::RDX);
633   } else {
634     setExceptionPointerRegister(X86::EAX);
635     setExceptionSelectorRegister(X86::EDX);
636   }
637   setOperationAction(ISD::FRAME_TO_ARGS_OFFSET, MVT::i32, Custom);
638   setOperationAction(ISD::FRAME_TO_ARGS_OFFSET, MVT::i64, Custom);
639
640   setOperationAction(ISD::INIT_TRAMPOLINE, MVT::Other, Custom);
641   setOperationAction(ISD::ADJUST_TRAMPOLINE, MVT::Other, Custom);
642
643   setOperationAction(ISD::TRAP, MVT::Other, Legal);
644   setOperationAction(ISD::DEBUGTRAP, MVT::Other, Legal);
645
646   // VASTART needs to be custom lowered to use the VarArgsFrameIndex
647   setOperationAction(ISD::VASTART           , MVT::Other, Custom);
648   setOperationAction(ISD::VAEND             , MVT::Other, Expand);
649   if (Subtarget->is64Bit() && !Subtarget->isTargetWin64()) {
650     // TargetInfo::X86_64ABIBuiltinVaList
651     setOperationAction(ISD::VAARG           , MVT::Other, Custom);
652     setOperationAction(ISD::VACOPY          , MVT::Other, Custom);
653   } else {
654     // TargetInfo::CharPtrBuiltinVaList
655     setOperationAction(ISD::VAARG           , MVT::Other, Expand);
656     setOperationAction(ISD::VACOPY          , MVT::Other, Expand);
657   }
658
659   setOperationAction(ISD::STACKSAVE,          MVT::Other, Expand);
660   setOperationAction(ISD::STACKRESTORE,       MVT::Other, Expand);
661
662   setOperationAction(ISD::DYNAMIC_STACKALLOC, getPointerTy(), Custom);
663
664   if (!TM.Options.UseSoftFloat && X86ScalarSSEf64) {
665     // f32 and f64 use SSE.
666     // Set up the FP register classes.
667     addRegisterClass(MVT::f32, &X86::FR32RegClass);
668     addRegisterClass(MVT::f64, &X86::FR64RegClass);
669
670     // Use ANDPD to simulate FABS.
671     setOperationAction(ISD::FABS , MVT::f64, Custom);
672     setOperationAction(ISD::FABS , MVT::f32, Custom);
673
674     // Use XORP to simulate FNEG.
675     setOperationAction(ISD::FNEG , MVT::f64, Custom);
676     setOperationAction(ISD::FNEG , MVT::f32, Custom);
677
678     // Use ANDPD and ORPD to simulate FCOPYSIGN.
679     setOperationAction(ISD::FCOPYSIGN, MVT::f64, Custom);
680     setOperationAction(ISD::FCOPYSIGN, MVT::f32, Custom);
681
682     // Lower this to FGETSIGNx86 plus an AND.
683     setOperationAction(ISD::FGETSIGN, MVT::i64, Custom);
684     setOperationAction(ISD::FGETSIGN, MVT::i32, Custom);
685
686     // We don't support sin/cos/fmod
687     setOperationAction(ISD::FSIN   , MVT::f64, Expand);
688     setOperationAction(ISD::FCOS   , MVT::f64, Expand);
689     setOperationAction(ISD::FSINCOS, MVT::f64, Expand);
690     setOperationAction(ISD::FSIN   , MVT::f32, Expand);
691     setOperationAction(ISD::FCOS   , MVT::f32, Expand);
692     setOperationAction(ISD::FSINCOS, MVT::f32, Expand);
693
694     // Expand FP immediates into loads from the stack, except for the special
695     // cases we handle.
696     addLegalFPImmediate(APFloat(+0.0)); // xorpd
697     addLegalFPImmediate(APFloat(+0.0f)); // xorps
698   } else if (!TM.Options.UseSoftFloat && X86ScalarSSEf32) {
699     // Use SSE for f32, x87 for f64.
700     // Set up the FP register classes.
701     addRegisterClass(MVT::f32, &X86::FR32RegClass);
702     addRegisterClass(MVT::f64, &X86::RFP64RegClass);
703
704     // Use ANDPS to simulate FABS.
705     setOperationAction(ISD::FABS , MVT::f32, Custom);
706
707     // Use XORP to simulate FNEG.
708     setOperationAction(ISD::FNEG , MVT::f32, Custom);
709
710     setOperationAction(ISD::UNDEF,     MVT::f64, Expand);
711
712     // Use ANDPS and ORPS to simulate FCOPYSIGN.
713     setOperationAction(ISD::FCOPYSIGN, MVT::f64, Expand);
714     setOperationAction(ISD::FCOPYSIGN, MVT::f32, Custom);
715
716     // We don't support sin/cos/fmod
717     setOperationAction(ISD::FSIN   , MVT::f32, Expand);
718     setOperationAction(ISD::FCOS   , MVT::f32, Expand);
719     setOperationAction(ISD::FSINCOS, MVT::f32, Expand);
720
721     // Special cases we handle for FP constants.
722     addLegalFPImmediate(APFloat(+0.0f)); // xorps
723     addLegalFPImmediate(APFloat(+0.0)); // FLD0
724     addLegalFPImmediate(APFloat(+1.0)); // FLD1
725     addLegalFPImmediate(APFloat(-0.0)); // FLD0/FCHS
726     addLegalFPImmediate(APFloat(-1.0)); // FLD1/FCHS
727
728     if (!TM.Options.UnsafeFPMath) {
729       setOperationAction(ISD::FSIN   , MVT::f64, Expand);
730       setOperationAction(ISD::FCOS   , MVT::f64, Expand);
731       setOperationAction(ISD::FSINCOS, MVT::f64, Expand);
732     }
733   } else if (!TM.Options.UseSoftFloat) {
734     // f32 and f64 in x87.
735     // Set up the FP register classes.
736     addRegisterClass(MVT::f64, &X86::RFP64RegClass);
737     addRegisterClass(MVT::f32, &X86::RFP32RegClass);
738
739     setOperationAction(ISD::UNDEF,     MVT::f64, Expand);
740     setOperationAction(ISD::UNDEF,     MVT::f32, Expand);
741     setOperationAction(ISD::FCOPYSIGN, MVT::f64, Expand);
742     setOperationAction(ISD::FCOPYSIGN, MVT::f32, Expand);
743
744     if (!TM.Options.UnsafeFPMath) {
745       setOperationAction(ISD::FSIN   , MVT::f64, Expand);
746       setOperationAction(ISD::FSIN   , MVT::f32, Expand);
747       setOperationAction(ISD::FCOS   , MVT::f64, Expand);
748       setOperationAction(ISD::FCOS   , MVT::f32, Expand);
749       setOperationAction(ISD::FSINCOS, MVT::f64, Expand);
750       setOperationAction(ISD::FSINCOS, MVT::f32, Expand);
751     }
752     addLegalFPImmediate(APFloat(+0.0)); // FLD0
753     addLegalFPImmediate(APFloat(+1.0)); // FLD1
754     addLegalFPImmediate(APFloat(-0.0)); // FLD0/FCHS
755     addLegalFPImmediate(APFloat(-1.0)); // FLD1/FCHS
756     addLegalFPImmediate(APFloat(+0.0f)); // FLD0
757     addLegalFPImmediate(APFloat(+1.0f)); // FLD1
758     addLegalFPImmediate(APFloat(-0.0f)); // FLD0/FCHS
759     addLegalFPImmediate(APFloat(-1.0f)); // FLD1/FCHS
760   }
761
762   // We don't support FMA.
763   setOperationAction(ISD::FMA, MVT::f64, Expand);
764   setOperationAction(ISD::FMA, MVT::f32, Expand);
765
766   // Long double always uses X87.
767   if (!TM.Options.UseSoftFloat) {
768     addRegisterClass(MVT::f80, &X86::RFP80RegClass);
769     setOperationAction(ISD::UNDEF,     MVT::f80, Expand);
770     setOperationAction(ISD::FCOPYSIGN, MVT::f80, Expand);
771     {
772       APFloat TmpFlt = APFloat::getZero(APFloat::x87DoubleExtended);
773       addLegalFPImmediate(TmpFlt);  // FLD0
774       TmpFlt.changeSign();
775       addLegalFPImmediate(TmpFlt);  // FLD0/FCHS
776
777       bool ignored;
778       APFloat TmpFlt2(+1.0);
779       TmpFlt2.convert(APFloat::x87DoubleExtended, APFloat::rmNearestTiesToEven,
780                       &ignored);
781       addLegalFPImmediate(TmpFlt2);  // FLD1
782       TmpFlt2.changeSign();
783       addLegalFPImmediate(TmpFlt2);  // FLD1/FCHS
784     }
785
786     if (!TM.Options.UnsafeFPMath) {
787       setOperationAction(ISD::FSIN   , MVT::f80, Expand);
788       setOperationAction(ISD::FCOS   , MVT::f80, Expand);
789       setOperationAction(ISD::FSINCOS, MVT::f80, Expand);
790     }
791
792     setOperationAction(ISD::FFLOOR, MVT::f80, Expand);
793     setOperationAction(ISD::FCEIL,  MVT::f80, Expand);
794     setOperationAction(ISD::FTRUNC, MVT::f80, Expand);
795     setOperationAction(ISD::FRINT,  MVT::f80, Expand);
796     setOperationAction(ISD::FNEARBYINT, MVT::f80, Expand);
797     setOperationAction(ISD::FMA, MVT::f80, Expand);
798   }
799
800   // Always use a library call for pow.
801   setOperationAction(ISD::FPOW             , MVT::f32  , Expand);
802   setOperationAction(ISD::FPOW             , MVT::f64  , Expand);
803   setOperationAction(ISD::FPOW             , MVT::f80  , Expand);
804
805   setOperationAction(ISD::FLOG, MVT::f80, Expand);
806   setOperationAction(ISD::FLOG2, MVT::f80, Expand);
807   setOperationAction(ISD::FLOG10, MVT::f80, Expand);
808   setOperationAction(ISD::FEXP, MVT::f80, Expand);
809   setOperationAction(ISD::FEXP2, MVT::f80, Expand);
810
811   // First set operation action for all vector types to either promote
812   // (for widening) or expand (for scalarization). Then we will selectively
813   // turn on ones that can be effectively codegen'd.
814   for (int i = MVT::FIRST_VECTOR_VALUETYPE;
815            i <= MVT::LAST_VECTOR_VALUETYPE; ++i) {
816     MVT VT = (MVT::SimpleValueType)i;
817     setOperationAction(ISD::ADD , VT, Expand);
818     setOperationAction(ISD::SUB , VT, Expand);
819     setOperationAction(ISD::FADD, VT, Expand);
820     setOperationAction(ISD::FNEG, VT, Expand);
821     setOperationAction(ISD::FSUB, VT, Expand);
822     setOperationAction(ISD::MUL , VT, Expand);
823     setOperationAction(ISD::FMUL, VT, Expand);
824     setOperationAction(ISD::SDIV, VT, Expand);
825     setOperationAction(ISD::UDIV, VT, Expand);
826     setOperationAction(ISD::FDIV, VT, Expand);
827     setOperationAction(ISD::SREM, VT, Expand);
828     setOperationAction(ISD::UREM, VT, Expand);
829     setOperationAction(ISD::LOAD, VT, Expand);
830     setOperationAction(ISD::VECTOR_SHUFFLE, VT, Expand);
831     setOperationAction(ISD::EXTRACT_VECTOR_ELT, VT,Expand);
832     setOperationAction(ISD::INSERT_VECTOR_ELT, VT, Expand);
833     setOperationAction(ISD::EXTRACT_SUBVECTOR, VT,Expand);
834     setOperationAction(ISD::INSERT_SUBVECTOR, VT,Expand);
835     setOperationAction(ISD::FABS, VT, Expand);
836     setOperationAction(ISD::FSIN, VT, Expand);
837     setOperationAction(ISD::FSINCOS, VT, Expand);
838     setOperationAction(ISD::FCOS, VT, Expand);
839     setOperationAction(ISD::FSINCOS, VT, Expand);
840     setOperationAction(ISD::FREM, VT, Expand);
841     setOperationAction(ISD::FMA,  VT, Expand);
842     setOperationAction(ISD::FPOWI, VT, Expand);
843     setOperationAction(ISD::FSQRT, VT, Expand);
844     setOperationAction(ISD::FCOPYSIGN, VT, Expand);
845     setOperationAction(ISD::FFLOOR, VT, Expand);
846     setOperationAction(ISD::FCEIL, VT, Expand);
847     setOperationAction(ISD::FTRUNC, VT, Expand);
848     setOperationAction(ISD::FRINT, VT, Expand);
849     setOperationAction(ISD::FNEARBYINT, VT, Expand);
850     setOperationAction(ISD::SMUL_LOHI, VT, Expand);
851     setOperationAction(ISD::MULHS, VT, Expand);
852     setOperationAction(ISD::UMUL_LOHI, VT, Expand);
853     setOperationAction(ISD::MULHU, VT, Expand);
854     setOperationAction(ISD::SDIVREM, VT, Expand);
855     setOperationAction(ISD::UDIVREM, VT, Expand);
856     setOperationAction(ISD::FPOW, VT, Expand);
857     setOperationAction(ISD::CTPOP, VT, Expand);
858     setOperationAction(ISD::CTTZ, VT, Expand);
859     setOperationAction(ISD::CTTZ_ZERO_UNDEF, VT, Expand);
860     setOperationAction(ISD::CTLZ, VT, Expand);
861     setOperationAction(ISD::CTLZ_ZERO_UNDEF, VT, Expand);
862     setOperationAction(ISD::SHL, VT, Expand);
863     setOperationAction(ISD::SRA, VT, Expand);
864     setOperationAction(ISD::SRL, VT, Expand);
865     setOperationAction(ISD::ROTL, VT, Expand);
866     setOperationAction(ISD::ROTR, VT, Expand);
867     setOperationAction(ISD::BSWAP, VT, Expand);
868     setOperationAction(ISD::SETCC, VT, Expand);
869     setOperationAction(ISD::FLOG, VT, Expand);
870     setOperationAction(ISD::FLOG2, VT, Expand);
871     setOperationAction(ISD::FLOG10, VT, Expand);
872     setOperationAction(ISD::FEXP, VT, Expand);
873     setOperationAction(ISD::FEXP2, VT, Expand);
874     setOperationAction(ISD::FP_TO_UINT, VT, Expand);
875     setOperationAction(ISD::FP_TO_SINT, VT, Expand);
876     setOperationAction(ISD::UINT_TO_FP, VT, Expand);
877     setOperationAction(ISD::SINT_TO_FP, VT, Expand);
878     setOperationAction(ISD::SIGN_EXTEND_INREG, VT,Expand);
879     setOperationAction(ISD::TRUNCATE, VT, Expand);
880     setOperationAction(ISD::SIGN_EXTEND, VT, Expand);
881     setOperationAction(ISD::ZERO_EXTEND, VT, Expand);
882     setOperationAction(ISD::ANY_EXTEND, VT, Expand);
883     setOperationAction(ISD::VSELECT, VT, Expand);
884     setOperationAction(ISD::SELECT_CC, VT, Expand);
885     for (int InnerVT = MVT::FIRST_VECTOR_VALUETYPE;
886              InnerVT <= MVT::LAST_VECTOR_VALUETYPE; ++InnerVT)
887       setTruncStoreAction(VT,
888                           (MVT::SimpleValueType)InnerVT, Expand);
889     setLoadExtAction(ISD::SEXTLOAD, VT, Expand);
890     setLoadExtAction(ISD::ZEXTLOAD, VT, Expand);
891
892     // N.b. ISD::EXTLOAD legality is basically ignored except for i1-like types,
893     // we have to deal with them whether we ask for Expansion or not. Setting
894     // Expand causes its own optimisation problems though, so leave them legal.
895     if (VT.getVectorElementType() == MVT::i1)
896       setLoadExtAction(ISD::EXTLOAD, VT, Expand);
897   }
898
899   // FIXME: In order to prevent SSE instructions being expanded to MMX ones
900   // with -msoft-float, disable use of MMX as well.
901   if (!TM.Options.UseSoftFloat && Subtarget->hasMMX()) {
902     addRegisterClass(MVT::x86mmx, &X86::VR64RegClass);
903     // No operations on x86mmx supported, everything uses intrinsics.
904   }
905
906   // MMX-sized vectors (other than x86mmx) are expected to be expanded
907   // into smaller operations.
908   setOperationAction(ISD::MULHS,              MVT::v8i8,  Expand);
909   setOperationAction(ISD::MULHS,              MVT::v4i16, Expand);
910   setOperationAction(ISD::MULHS,              MVT::v2i32, Expand);
911   setOperationAction(ISD::MULHS,              MVT::v1i64, Expand);
912   setOperationAction(ISD::AND,                MVT::v8i8,  Expand);
913   setOperationAction(ISD::AND,                MVT::v4i16, Expand);
914   setOperationAction(ISD::AND,                MVT::v2i32, Expand);
915   setOperationAction(ISD::AND,                MVT::v1i64, Expand);
916   setOperationAction(ISD::OR,                 MVT::v8i8,  Expand);
917   setOperationAction(ISD::OR,                 MVT::v4i16, Expand);
918   setOperationAction(ISD::OR,                 MVT::v2i32, Expand);
919   setOperationAction(ISD::OR,                 MVT::v1i64, Expand);
920   setOperationAction(ISD::XOR,                MVT::v8i8,  Expand);
921   setOperationAction(ISD::XOR,                MVT::v4i16, Expand);
922   setOperationAction(ISD::XOR,                MVT::v2i32, Expand);
923   setOperationAction(ISD::XOR,                MVT::v1i64, Expand);
924   setOperationAction(ISD::SCALAR_TO_VECTOR,   MVT::v8i8,  Expand);
925   setOperationAction(ISD::SCALAR_TO_VECTOR,   MVT::v4i16, Expand);
926   setOperationAction(ISD::SCALAR_TO_VECTOR,   MVT::v2i32, Expand);
927   setOperationAction(ISD::SCALAR_TO_VECTOR,   MVT::v1i64, Expand);
928   setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v1i64, Expand);
929   setOperationAction(ISD::SELECT,             MVT::v8i8,  Expand);
930   setOperationAction(ISD::SELECT,             MVT::v4i16, Expand);
931   setOperationAction(ISD::SELECT,             MVT::v2i32, Expand);
932   setOperationAction(ISD::SELECT,             MVT::v1i64, Expand);
933   setOperationAction(ISD::BITCAST,            MVT::v8i8,  Expand);
934   setOperationAction(ISD::BITCAST,            MVT::v4i16, Expand);
935   setOperationAction(ISD::BITCAST,            MVT::v2i32, Expand);
936   setOperationAction(ISD::BITCAST,            MVT::v1i64, Expand);
937
938   if (!TM.Options.UseSoftFloat && Subtarget->hasSSE1()) {
939     addRegisterClass(MVT::v4f32, &X86::VR128RegClass);
940
941     setOperationAction(ISD::FADD,               MVT::v4f32, Legal);
942     setOperationAction(ISD::FSUB,               MVT::v4f32, Legal);
943     setOperationAction(ISD::FMUL,               MVT::v4f32, Legal);
944     setOperationAction(ISD::FDIV,               MVT::v4f32, Legal);
945     setOperationAction(ISD::FSQRT,              MVT::v4f32, Legal);
946     setOperationAction(ISD::FNEG,               MVT::v4f32, Custom);
947     setOperationAction(ISD::FABS,               MVT::v4f32, Custom);
948     setOperationAction(ISD::LOAD,               MVT::v4f32, Legal);
949     setOperationAction(ISD::BUILD_VECTOR,       MVT::v4f32, Custom);
950     setOperationAction(ISD::VECTOR_SHUFFLE,     MVT::v4f32, Custom);
951     setOperationAction(ISD::EXTRACT_VECTOR_ELT, MVT::v4f32, Custom);
952     setOperationAction(ISD::SELECT,             MVT::v4f32, Custom);
953   }
954
955   if (!TM.Options.UseSoftFloat && Subtarget->hasSSE2()) {
956     addRegisterClass(MVT::v2f64, &X86::VR128RegClass);
957
958     // FIXME: Unfortunately -soft-float and -no-implicit-float means XMM
959     // registers cannot be used even for integer operations.
960     addRegisterClass(MVT::v16i8, &X86::VR128RegClass);
961     addRegisterClass(MVT::v8i16, &X86::VR128RegClass);
962     addRegisterClass(MVT::v4i32, &X86::VR128RegClass);
963     addRegisterClass(MVT::v2i64, &X86::VR128RegClass);
964
965     setOperationAction(ISD::ADD,                MVT::v16i8, Legal);
966     setOperationAction(ISD::ADD,                MVT::v8i16, Legal);
967     setOperationAction(ISD::ADD,                MVT::v4i32, Legal);
968     setOperationAction(ISD::ADD,                MVT::v2i64, Legal);
969     setOperationAction(ISD::MUL,                MVT::v4i32, Custom);
970     setOperationAction(ISD::MUL,                MVT::v2i64, Custom);
971     setOperationAction(ISD::UMUL_LOHI,          MVT::v4i32, Custom);
972     setOperationAction(ISD::SMUL_LOHI,          MVT::v4i32, Custom);
973     setOperationAction(ISD::MULHU,              MVT::v8i16, Legal);
974     setOperationAction(ISD::MULHS,              MVT::v8i16, Legal);
975     setOperationAction(ISD::SUB,                MVT::v16i8, Legal);
976     setOperationAction(ISD::SUB,                MVT::v8i16, Legal);
977     setOperationAction(ISD::SUB,                MVT::v4i32, Legal);
978     setOperationAction(ISD::SUB,                MVT::v2i64, Legal);
979     setOperationAction(ISD::MUL,                MVT::v8i16, Legal);
980     setOperationAction(ISD::FADD,               MVT::v2f64, Legal);
981     setOperationAction(ISD::FSUB,               MVT::v2f64, Legal);
982     setOperationAction(ISD::FMUL,               MVT::v2f64, Legal);
983     setOperationAction(ISD::FDIV,               MVT::v2f64, Legal);
984     setOperationAction(ISD::FSQRT,              MVT::v2f64, Legal);
985     setOperationAction(ISD::FNEG,               MVT::v2f64, Custom);
986     setOperationAction(ISD::FABS,               MVT::v2f64, Custom);
987
988     setOperationAction(ISD::SETCC,              MVT::v2i64, Custom);
989     setOperationAction(ISD::SETCC,              MVT::v16i8, Custom);
990     setOperationAction(ISD::SETCC,              MVT::v8i16, Custom);
991     setOperationAction(ISD::SETCC,              MVT::v4i32, Custom);
992
993     setOperationAction(ISD::SCALAR_TO_VECTOR,   MVT::v16i8, Custom);
994     setOperationAction(ISD::SCALAR_TO_VECTOR,   MVT::v8i16, Custom);
995     setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v8i16, Custom);
996     setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v4i32, Custom);
997     setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v4f32, Custom);
998
999     // Custom lower build_vector, vector_shuffle, and extract_vector_elt.
1000     for (int i = MVT::v16i8; i != MVT::v2i64; ++i) {
1001       MVT VT = (MVT::SimpleValueType)i;
1002       // Do not attempt to custom lower non-power-of-2 vectors
1003       if (!isPowerOf2_32(VT.getVectorNumElements()))
1004         continue;
1005       // Do not attempt to custom lower non-128-bit vectors
1006       if (!VT.is128BitVector())
1007         continue;
1008       setOperationAction(ISD::BUILD_VECTOR,       VT, Custom);
1009       setOperationAction(ISD::VECTOR_SHUFFLE,     VT, Custom);
1010       setOperationAction(ISD::EXTRACT_VECTOR_ELT, VT, Custom);
1011     }
1012
1013     // We support custom legalizing of sext and anyext loads for specific
1014     // memory vector types which we can load as a scalar (or sequence of
1015     // scalars) and extend in-register to a legal 128-bit vector type. For sext
1016     // loads these must work with a single scalar load.
1017     setLoadExtAction(ISD::SEXTLOAD, MVT::v4i8, Custom);
1018     if (Subtarget->is64Bit()) {
1019       setLoadExtAction(ISD::SEXTLOAD, MVT::v4i16, Custom);
1020       setLoadExtAction(ISD::SEXTLOAD, MVT::v8i8, Custom);
1021     }
1022     setLoadExtAction(ISD::EXTLOAD, MVT::v2i8, Custom);
1023     setLoadExtAction(ISD::EXTLOAD, MVT::v2i16, Custom);
1024     setLoadExtAction(ISD::EXTLOAD, MVT::v2i32, Custom);
1025     setLoadExtAction(ISD::EXTLOAD, MVT::v4i8, Custom);
1026     setLoadExtAction(ISD::EXTLOAD, MVT::v4i16, Custom);
1027     setLoadExtAction(ISD::EXTLOAD, MVT::v8i8, Custom);
1028
1029     setOperationAction(ISD::BUILD_VECTOR,       MVT::v2f64, Custom);
1030     setOperationAction(ISD::BUILD_VECTOR,       MVT::v2i64, Custom);
1031     setOperationAction(ISD::VECTOR_SHUFFLE,     MVT::v2f64, Custom);
1032     setOperationAction(ISD::VECTOR_SHUFFLE,     MVT::v2i64, Custom);
1033     setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v2f64, Custom);
1034     setOperationAction(ISD::EXTRACT_VECTOR_ELT, MVT::v2f64, Custom);
1035
1036     if (Subtarget->is64Bit()) {
1037       setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v2i64, Custom);
1038       setOperationAction(ISD::EXTRACT_VECTOR_ELT, MVT::v2i64, Custom);
1039     }
1040
1041     // Promote v16i8, v8i16, v4i32 load, select, and, or, xor to v2i64.
1042     for (int i = MVT::v16i8; i != MVT::v2i64; ++i) {
1043       MVT VT = (MVT::SimpleValueType)i;
1044
1045       // Do not attempt to promote non-128-bit vectors
1046       if (!VT.is128BitVector())
1047         continue;
1048
1049       setOperationAction(ISD::AND,    VT, Promote);
1050       AddPromotedToType (ISD::AND,    VT, MVT::v2i64);
1051       setOperationAction(ISD::OR,     VT, Promote);
1052       AddPromotedToType (ISD::OR,     VT, MVT::v2i64);
1053       setOperationAction(ISD::XOR,    VT, Promote);
1054       AddPromotedToType (ISD::XOR,    VT, MVT::v2i64);
1055       setOperationAction(ISD::LOAD,   VT, Promote);
1056       AddPromotedToType (ISD::LOAD,   VT, MVT::v2i64);
1057       setOperationAction(ISD::SELECT, VT, Promote);
1058       AddPromotedToType (ISD::SELECT, VT, MVT::v2i64);
1059     }
1060
1061     setTruncStoreAction(MVT::f64, MVT::f32, Expand);
1062
1063     // Custom lower v2i64 and v2f64 selects.
1064     setOperationAction(ISD::LOAD,               MVT::v2f64, Legal);
1065     setOperationAction(ISD::LOAD,               MVT::v2i64, Legal);
1066     setOperationAction(ISD::SELECT,             MVT::v2f64, Custom);
1067     setOperationAction(ISD::SELECT,             MVT::v2i64, Custom);
1068
1069     setOperationAction(ISD::FP_TO_SINT,         MVT::v4i32, Legal);
1070     setOperationAction(ISD::SINT_TO_FP,         MVT::v4i32, Legal);
1071
1072     setOperationAction(ISD::UINT_TO_FP,         MVT::v4i8,  Custom);
1073     setOperationAction(ISD::UINT_TO_FP,         MVT::v4i16, Custom);
1074     // As there is no 64-bit GPR available, we need build a special custom
1075     // sequence to convert from v2i32 to v2f32.
1076     if (!Subtarget->is64Bit())
1077       setOperationAction(ISD::UINT_TO_FP,       MVT::v2f32, Custom);
1078
1079     setOperationAction(ISD::FP_EXTEND,          MVT::v2f32, Custom);
1080     setOperationAction(ISD::FP_ROUND,           MVT::v2f32, Custom);
1081
1082     setLoadExtAction(ISD::EXTLOAD,              MVT::v2f32, Legal);
1083
1084     setOperationAction(ISD::BITCAST,            MVT::v2i32, Custom);
1085     setOperationAction(ISD::BITCAST,            MVT::v4i16, Custom);
1086     setOperationAction(ISD::BITCAST,            MVT::v8i8,  Custom);
1087   }
1088
1089   if (!TM.Options.UseSoftFloat && Subtarget->hasSSE41()) {
1090     setOperationAction(ISD::FFLOOR,             MVT::f32,   Legal);
1091     setOperationAction(ISD::FCEIL,              MVT::f32,   Legal);
1092     setOperationAction(ISD::FTRUNC,             MVT::f32,   Legal);
1093     setOperationAction(ISD::FRINT,              MVT::f32,   Legal);
1094     setOperationAction(ISD::FNEARBYINT,         MVT::f32,   Legal);
1095     setOperationAction(ISD::FFLOOR,             MVT::f64,   Legal);
1096     setOperationAction(ISD::FCEIL,              MVT::f64,   Legal);
1097     setOperationAction(ISD::FTRUNC,             MVT::f64,   Legal);
1098     setOperationAction(ISD::FRINT,              MVT::f64,   Legal);
1099     setOperationAction(ISD::FNEARBYINT,         MVT::f64,   Legal);
1100
1101     setOperationAction(ISD::FFLOOR,             MVT::v4f32, Legal);
1102     setOperationAction(ISD::FCEIL,              MVT::v4f32, Legal);
1103     setOperationAction(ISD::FTRUNC,             MVT::v4f32, Legal);
1104     setOperationAction(ISD::FRINT,              MVT::v4f32, Legal);
1105     setOperationAction(ISD::FNEARBYINT,         MVT::v4f32, Legal);
1106     setOperationAction(ISD::FFLOOR,             MVT::v2f64, Legal);
1107     setOperationAction(ISD::FCEIL,              MVT::v2f64, Legal);
1108     setOperationAction(ISD::FTRUNC,             MVT::v2f64, Legal);
1109     setOperationAction(ISD::FRINT,              MVT::v2f64, Legal);
1110     setOperationAction(ISD::FNEARBYINT,         MVT::v2f64, Legal);
1111
1112     // FIXME: Do we need to handle scalar-to-vector here?
1113     setOperationAction(ISD::MUL,                MVT::v4i32, Legal);
1114
1115     setOperationAction(ISD::VSELECT,            MVT::v2f64, Custom);
1116     setOperationAction(ISD::VSELECT,            MVT::v2i64, Custom);
1117     setOperationAction(ISD::VSELECT,            MVT::v4i32, Custom);
1118     setOperationAction(ISD::VSELECT,            MVT::v4f32, Custom);
1119     setOperationAction(ISD::VSELECT,            MVT::v8i16, Custom);
1120     // There is no BLENDI for byte vectors. We don't need to custom lower
1121     // some vselects for now.
1122     setOperationAction(ISD::VSELECT,            MVT::v16i8, Legal);
1123
1124     // SSE41 brings specific instructions for doing vector sign extend even in
1125     // cases where we don't have SRA.
1126     setLoadExtAction(ISD::SEXTLOAD, MVT::v2i8, Custom);
1127     setLoadExtAction(ISD::SEXTLOAD, MVT::v2i16, Custom);
1128     setLoadExtAction(ISD::SEXTLOAD, MVT::v2i32, Custom);
1129
1130     // i8 and i16 vectors are custom because the source register and source
1131     // source memory operand types are not the same width.  f32 vectors are
1132     // custom since the immediate controlling the insert encodes additional
1133     // information.
1134     setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v16i8, Custom);
1135     setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v8i16, Custom);
1136     setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v4i32, Custom);
1137     setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v4f32, Custom);
1138
1139     setOperationAction(ISD::EXTRACT_VECTOR_ELT, MVT::v16i8, Custom);
1140     setOperationAction(ISD::EXTRACT_VECTOR_ELT, MVT::v8i16, Custom);
1141     setOperationAction(ISD::EXTRACT_VECTOR_ELT, MVT::v4i32, Custom);
1142     setOperationAction(ISD::EXTRACT_VECTOR_ELT, MVT::v4f32, Custom);
1143
1144     // FIXME: these should be Legal, but that's only for the case where
1145     // the index is constant.  For now custom expand to deal with that.
1146     if (Subtarget->is64Bit()) {
1147       setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v2i64, Custom);
1148       setOperationAction(ISD::EXTRACT_VECTOR_ELT, MVT::v2i64, Custom);
1149     }
1150   }
1151
1152   if (Subtarget->hasSSE2()) {
1153     setOperationAction(ISD::SRL,               MVT::v8i16, Custom);
1154     setOperationAction(ISD::SRL,               MVT::v16i8, Custom);
1155
1156     setOperationAction(ISD::SHL,               MVT::v8i16, Custom);
1157     setOperationAction(ISD::SHL,               MVT::v16i8, Custom);
1158
1159     setOperationAction(ISD::SRA,               MVT::v8i16, Custom);
1160     setOperationAction(ISD::SRA,               MVT::v16i8, Custom);
1161
1162     // In the customized shift lowering, the legal cases in AVX2 will be
1163     // recognized.
1164     setOperationAction(ISD::SRL,               MVT::v2i64, Custom);
1165     setOperationAction(ISD::SRL,               MVT::v4i32, Custom);
1166
1167     setOperationAction(ISD::SHL,               MVT::v2i64, Custom);
1168     setOperationAction(ISD::SHL,               MVT::v4i32, Custom);
1169
1170     setOperationAction(ISD::SRA,               MVT::v4i32, Custom);
1171   }
1172
1173   if (!TM.Options.UseSoftFloat && Subtarget->hasFp256()) {
1174     addRegisterClass(MVT::v32i8,  &X86::VR256RegClass);
1175     addRegisterClass(MVT::v16i16, &X86::VR256RegClass);
1176     addRegisterClass(MVT::v8i32,  &X86::VR256RegClass);
1177     addRegisterClass(MVT::v8f32,  &X86::VR256RegClass);
1178     addRegisterClass(MVT::v4i64,  &X86::VR256RegClass);
1179     addRegisterClass(MVT::v4f64,  &X86::VR256RegClass);
1180
1181     setOperationAction(ISD::LOAD,               MVT::v8f32, Legal);
1182     setOperationAction(ISD::LOAD,               MVT::v4f64, Legal);
1183     setOperationAction(ISD::LOAD,               MVT::v4i64, Legal);
1184
1185     setOperationAction(ISD::FADD,               MVT::v8f32, Legal);
1186     setOperationAction(ISD::FSUB,               MVT::v8f32, Legal);
1187     setOperationAction(ISD::FMUL,               MVT::v8f32, Legal);
1188     setOperationAction(ISD::FDIV,               MVT::v8f32, Legal);
1189     setOperationAction(ISD::FSQRT,              MVT::v8f32, Legal);
1190     setOperationAction(ISD::FFLOOR,             MVT::v8f32, Legal);
1191     setOperationAction(ISD::FCEIL,              MVT::v8f32, Legal);
1192     setOperationAction(ISD::FTRUNC,             MVT::v8f32, Legal);
1193     setOperationAction(ISD::FRINT,              MVT::v8f32, Legal);
1194     setOperationAction(ISD::FNEARBYINT,         MVT::v8f32, Legal);
1195     setOperationAction(ISD::FNEG,               MVT::v8f32, Custom);
1196     setOperationAction(ISD::FABS,               MVT::v8f32, Custom);
1197
1198     setOperationAction(ISD::FADD,               MVT::v4f64, Legal);
1199     setOperationAction(ISD::FSUB,               MVT::v4f64, Legal);
1200     setOperationAction(ISD::FMUL,               MVT::v4f64, Legal);
1201     setOperationAction(ISD::FDIV,               MVT::v4f64, Legal);
1202     setOperationAction(ISD::FSQRT,              MVT::v4f64, Legal);
1203     setOperationAction(ISD::FFLOOR,             MVT::v4f64, Legal);
1204     setOperationAction(ISD::FCEIL,              MVT::v4f64, Legal);
1205     setOperationAction(ISD::FTRUNC,             MVT::v4f64, Legal);
1206     setOperationAction(ISD::FRINT,              MVT::v4f64, Legal);
1207     setOperationAction(ISD::FNEARBYINT,         MVT::v4f64, Legal);
1208     setOperationAction(ISD::FNEG,               MVT::v4f64, Custom);
1209     setOperationAction(ISD::FABS,               MVT::v4f64, Custom);
1210
1211     // (fp_to_int:v8i16 (v8f32 ..)) requires the result type to be promoted
1212     // even though v8i16 is a legal type.
1213     setOperationAction(ISD::FP_TO_SINT,         MVT::v8i16, Promote);
1214     setOperationAction(ISD::FP_TO_UINT,         MVT::v8i16, Promote);
1215     setOperationAction(ISD::FP_TO_SINT,         MVT::v8i32, Legal);
1216
1217     setOperationAction(ISD::SINT_TO_FP,         MVT::v8i16, Promote);
1218     setOperationAction(ISD::SINT_TO_FP,         MVT::v8i32, Legal);
1219     setOperationAction(ISD::FP_ROUND,           MVT::v4f32, Legal);
1220
1221     setOperationAction(ISD::UINT_TO_FP,         MVT::v8i8,  Custom);
1222     setOperationAction(ISD::UINT_TO_FP,         MVT::v8i16, Custom);
1223
1224     setLoadExtAction(ISD::EXTLOAD,              MVT::v4f32, Legal);
1225
1226     setOperationAction(ISD::SRL,               MVT::v16i16, Custom);
1227     setOperationAction(ISD::SRL,               MVT::v32i8, Custom);
1228
1229     setOperationAction(ISD::SHL,               MVT::v16i16, Custom);
1230     setOperationAction(ISD::SHL,               MVT::v32i8, Custom);
1231
1232     setOperationAction(ISD::SRA,               MVT::v16i16, Custom);
1233     setOperationAction(ISD::SRA,               MVT::v32i8, Custom);
1234
1235     setOperationAction(ISD::SETCC,             MVT::v32i8, Custom);
1236     setOperationAction(ISD::SETCC,             MVT::v16i16, Custom);
1237     setOperationAction(ISD::SETCC,             MVT::v8i32, Custom);
1238     setOperationAction(ISD::SETCC,             MVT::v4i64, Custom);
1239
1240     setOperationAction(ISD::SELECT,            MVT::v4f64, Custom);
1241     setOperationAction(ISD::SELECT,            MVT::v4i64, Custom);
1242     setOperationAction(ISD::SELECT,            MVT::v8f32, Custom);
1243
1244     setOperationAction(ISD::VSELECT,           MVT::v4f64, Custom);
1245     setOperationAction(ISD::VSELECT,           MVT::v4i64, Custom);
1246     setOperationAction(ISD::VSELECT,           MVT::v8i32, Custom);
1247     setOperationAction(ISD::VSELECT,           MVT::v8f32, Custom);
1248
1249     setOperationAction(ISD::SIGN_EXTEND,       MVT::v4i64, Custom);
1250     setOperationAction(ISD::SIGN_EXTEND,       MVT::v8i32, Custom);
1251     setOperationAction(ISD::SIGN_EXTEND,       MVT::v16i16, Custom);
1252     setOperationAction(ISD::ZERO_EXTEND,       MVT::v4i64, Custom);
1253     setOperationAction(ISD::ZERO_EXTEND,       MVT::v8i32, Custom);
1254     setOperationAction(ISD::ZERO_EXTEND,       MVT::v16i16, Custom);
1255     setOperationAction(ISD::ANY_EXTEND,        MVT::v4i64, Custom);
1256     setOperationAction(ISD::ANY_EXTEND,        MVT::v8i32, Custom);
1257     setOperationAction(ISD::ANY_EXTEND,        MVT::v16i16, Custom);
1258     setOperationAction(ISD::TRUNCATE,          MVT::v16i8, Custom);
1259     setOperationAction(ISD::TRUNCATE,          MVT::v8i16, Custom);
1260     setOperationAction(ISD::TRUNCATE,          MVT::v4i32, Custom);
1261
1262     if (Subtarget->hasFMA() || Subtarget->hasFMA4()) {
1263       setOperationAction(ISD::FMA,             MVT::v8f32, Legal);
1264       setOperationAction(ISD::FMA,             MVT::v4f64, Legal);
1265       setOperationAction(ISD::FMA,             MVT::v4f32, Legal);
1266       setOperationAction(ISD::FMA,             MVT::v2f64, Legal);
1267       setOperationAction(ISD::FMA,             MVT::f32, Legal);
1268       setOperationAction(ISD::FMA,             MVT::f64, Legal);
1269     }
1270
1271     if (Subtarget->hasInt256()) {
1272       setOperationAction(ISD::ADD,             MVT::v4i64, Legal);
1273       setOperationAction(ISD::ADD,             MVT::v8i32, Legal);
1274       setOperationAction(ISD::ADD,             MVT::v16i16, Legal);
1275       setOperationAction(ISD::ADD,             MVT::v32i8, Legal);
1276
1277       setOperationAction(ISD::SUB,             MVT::v4i64, Legal);
1278       setOperationAction(ISD::SUB,             MVT::v8i32, Legal);
1279       setOperationAction(ISD::SUB,             MVT::v16i16, Legal);
1280       setOperationAction(ISD::SUB,             MVT::v32i8, Legal);
1281
1282       setOperationAction(ISD::MUL,             MVT::v4i64, Custom);
1283       setOperationAction(ISD::MUL,             MVT::v8i32, Legal);
1284       setOperationAction(ISD::MUL,             MVT::v16i16, Legal);
1285       // Don't lower v32i8 because there is no 128-bit byte mul
1286
1287       setOperationAction(ISD::UMUL_LOHI,       MVT::v8i32, Custom);
1288       setOperationAction(ISD::SMUL_LOHI,       MVT::v8i32, Custom);
1289       setOperationAction(ISD::MULHU,           MVT::v16i16, Legal);
1290       setOperationAction(ISD::MULHS,           MVT::v16i16, Legal);
1291
1292       setOperationAction(ISD::VSELECT,         MVT::v16i16, Custom);
1293       setOperationAction(ISD::VSELECT,         MVT::v32i8, Legal);
1294     } else {
1295       setOperationAction(ISD::ADD,             MVT::v4i64, Custom);
1296       setOperationAction(ISD::ADD,             MVT::v8i32, Custom);
1297       setOperationAction(ISD::ADD,             MVT::v16i16, Custom);
1298       setOperationAction(ISD::ADD,             MVT::v32i8, Custom);
1299
1300       setOperationAction(ISD::SUB,             MVT::v4i64, Custom);
1301       setOperationAction(ISD::SUB,             MVT::v8i32, Custom);
1302       setOperationAction(ISD::SUB,             MVT::v16i16, Custom);
1303       setOperationAction(ISD::SUB,             MVT::v32i8, Custom);
1304
1305       setOperationAction(ISD::MUL,             MVT::v4i64, Custom);
1306       setOperationAction(ISD::MUL,             MVT::v8i32, Custom);
1307       setOperationAction(ISD::MUL,             MVT::v16i16, Custom);
1308       // Don't lower v32i8 because there is no 128-bit byte mul
1309     }
1310
1311     // In the customized shift lowering, the legal cases in AVX2 will be
1312     // recognized.
1313     setOperationAction(ISD::SRL,               MVT::v4i64, Custom);
1314     setOperationAction(ISD::SRL,               MVT::v8i32, Custom);
1315
1316     setOperationAction(ISD::SHL,               MVT::v4i64, Custom);
1317     setOperationAction(ISD::SHL,               MVT::v8i32, Custom);
1318
1319     setOperationAction(ISD::SRA,               MVT::v8i32, Custom);
1320
1321     // Custom lower several nodes for 256-bit types.
1322     for (int i = MVT::FIRST_VECTOR_VALUETYPE;
1323              i <= MVT::LAST_VECTOR_VALUETYPE; ++i) {
1324       MVT VT = (MVT::SimpleValueType)i;
1325
1326       // Extract subvector is special because the value type
1327       // (result) is 128-bit but the source is 256-bit wide.
1328       if (VT.is128BitVector())
1329         setOperationAction(ISD::EXTRACT_SUBVECTOR, VT, Custom);
1330
1331       // Do not attempt to custom lower other non-256-bit vectors
1332       if (!VT.is256BitVector())
1333         continue;
1334
1335       setOperationAction(ISD::BUILD_VECTOR,       VT, Custom);
1336       setOperationAction(ISD::VECTOR_SHUFFLE,     VT, Custom);
1337       setOperationAction(ISD::INSERT_VECTOR_ELT,  VT, Custom);
1338       setOperationAction(ISD::EXTRACT_VECTOR_ELT, VT, Custom);
1339       setOperationAction(ISD::SCALAR_TO_VECTOR,   VT, Custom);
1340       setOperationAction(ISD::INSERT_SUBVECTOR,   VT, Custom);
1341       setOperationAction(ISD::CONCAT_VECTORS,     VT, Custom);
1342     }
1343
1344     // Promote v32i8, v16i16, v8i32 select, and, or, xor to v4i64.
1345     for (int i = MVT::v32i8; i != MVT::v4i64; ++i) {
1346       MVT VT = (MVT::SimpleValueType)i;
1347
1348       // Do not attempt to promote non-256-bit vectors
1349       if (!VT.is256BitVector())
1350         continue;
1351
1352       setOperationAction(ISD::AND,    VT, Promote);
1353       AddPromotedToType (ISD::AND,    VT, MVT::v4i64);
1354       setOperationAction(ISD::OR,     VT, Promote);
1355       AddPromotedToType (ISD::OR,     VT, MVT::v4i64);
1356       setOperationAction(ISD::XOR,    VT, Promote);
1357       AddPromotedToType (ISD::XOR,    VT, MVT::v4i64);
1358       setOperationAction(ISD::LOAD,   VT, Promote);
1359       AddPromotedToType (ISD::LOAD,   VT, MVT::v4i64);
1360       setOperationAction(ISD::SELECT, VT, Promote);
1361       AddPromotedToType (ISD::SELECT, VT, MVT::v4i64);
1362     }
1363   }
1364
1365   if (!TM.Options.UseSoftFloat && Subtarget->hasAVX512()) {
1366     addRegisterClass(MVT::v16i32, &X86::VR512RegClass);
1367     addRegisterClass(MVT::v16f32, &X86::VR512RegClass);
1368     addRegisterClass(MVT::v8i64,  &X86::VR512RegClass);
1369     addRegisterClass(MVT::v8f64,  &X86::VR512RegClass);
1370
1371     addRegisterClass(MVT::i1,     &X86::VK1RegClass);
1372     addRegisterClass(MVT::v8i1,   &X86::VK8RegClass);
1373     addRegisterClass(MVT::v16i1,  &X86::VK16RegClass);
1374
1375     setOperationAction(ISD::BR_CC,              MVT::i1,    Expand);
1376     setOperationAction(ISD::SETCC,              MVT::i1,    Custom);
1377     setOperationAction(ISD::XOR,                MVT::i1,    Legal);
1378     setOperationAction(ISD::OR,                 MVT::i1,    Legal);
1379     setOperationAction(ISD::AND,                MVT::i1,    Legal);
1380     setLoadExtAction(ISD::EXTLOAD,              MVT::v8f32, Legal);
1381     setOperationAction(ISD::LOAD,               MVT::v16f32, Legal);
1382     setOperationAction(ISD::LOAD,               MVT::v8f64, Legal);
1383     setOperationAction(ISD::LOAD,               MVT::v8i64, Legal);
1384     setOperationAction(ISD::LOAD,               MVT::v16i32, Legal);
1385     setOperationAction(ISD::LOAD,               MVT::v16i1, Legal);
1386
1387     setOperationAction(ISD::FADD,               MVT::v16f32, Legal);
1388     setOperationAction(ISD::FSUB,               MVT::v16f32, Legal);
1389     setOperationAction(ISD::FMUL,               MVT::v16f32, Legal);
1390     setOperationAction(ISD::FDIV,               MVT::v16f32, Legal);
1391     setOperationAction(ISD::FSQRT,              MVT::v16f32, Legal);
1392     setOperationAction(ISD::FNEG,               MVT::v16f32, Custom);
1393
1394     setOperationAction(ISD::FADD,               MVT::v8f64, Legal);
1395     setOperationAction(ISD::FSUB,               MVT::v8f64, Legal);
1396     setOperationAction(ISD::FMUL,               MVT::v8f64, Legal);
1397     setOperationAction(ISD::FDIV,               MVT::v8f64, Legal);
1398     setOperationAction(ISD::FSQRT,              MVT::v8f64, Legal);
1399     setOperationAction(ISD::FNEG,               MVT::v8f64, Custom);
1400     setOperationAction(ISD::FMA,                MVT::v8f64, Legal);
1401     setOperationAction(ISD::FMA,                MVT::v16f32, Legal);
1402
1403     setOperationAction(ISD::FP_TO_SINT,         MVT::i32, Legal);
1404     setOperationAction(ISD::FP_TO_UINT,         MVT::i32, Legal);
1405     setOperationAction(ISD::SINT_TO_FP,         MVT::i32, Legal);
1406     setOperationAction(ISD::UINT_TO_FP,         MVT::i32, Legal);
1407     if (Subtarget->is64Bit()) {
1408       setOperationAction(ISD::FP_TO_UINT,       MVT::i64, Legal);
1409       setOperationAction(ISD::FP_TO_SINT,       MVT::i64, Legal);
1410       setOperationAction(ISD::SINT_TO_FP,       MVT::i64, Legal);
1411       setOperationAction(ISD::UINT_TO_FP,       MVT::i64, Legal);
1412     }
1413     setOperationAction(ISD::FP_TO_SINT,         MVT::v16i32, Legal);
1414     setOperationAction(ISD::FP_TO_UINT,         MVT::v16i32, Legal);
1415     setOperationAction(ISD::FP_TO_UINT,         MVT::v8i32, Legal);
1416     setOperationAction(ISD::FP_TO_UINT,         MVT::v4i32, Legal);
1417     setOperationAction(ISD::SINT_TO_FP,         MVT::v16i32, Legal);
1418     setOperationAction(ISD::UINT_TO_FP,         MVT::v16i32, Legal);
1419     setOperationAction(ISD::UINT_TO_FP,         MVT::v8i32, Legal);
1420     setOperationAction(ISD::UINT_TO_FP,         MVT::v4i32, Legal);
1421     setOperationAction(ISD::FP_ROUND,           MVT::v8f32, Legal);
1422     setOperationAction(ISD::FP_EXTEND,          MVT::v8f32, Legal);
1423
1424     setOperationAction(ISD::TRUNCATE,           MVT::i1, Custom);
1425     setOperationAction(ISD::TRUNCATE,           MVT::v16i8, Custom);
1426     setOperationAction(ISD::TRUNCATE,           MVT::v8i32, Custom);
1427     setOperationAction(ISD::TRUNCATE,           MVT::v8i1, Custom);
1428     setOperationAction(ISD::TRUNCATE,           MVT::v16i1, Custom);
1429     setOperationAction(ISD::TRUNCATE,           MVT::v16i16, Custom);
1430     setOperationAction(ISD::ZERO_EXTEND,        MVT::v16i32, Custom);
1431     setOperationAction(ISD::ZERO_EXTEND,        MVT::v8i64, Custom);
1432     setOperationAction(ISD::SIGN_EXTEND,        MVT::v16i32, Custom);
1433     setOperationAction(ISD::SIGN_EXTEND,        MVT::v8i64, Custom);
1434     setOperationAction(ISD::SIGN_EXTEND,        MVT::v16i8, Custom);
1435     setOperationAction(ISD::SIGN_EXTEND,        MVT::v8i16, Custom);
1436     setOperationAction(ISD::SIGN_EXTEND,        MVT::v16i16, Custom);
1437
1438     setOperationAction(ISD::CONCAT_VECTORS,     MVT::v8f64,  Custom);
1439     setOperationAction(ISD::CONCAT_VECTORS,     MVT::v8i64,  Custom);
1440     setOperationAction(ISD::CONCAT_VECTORS,     MVT::v16f32,  Custom);
1441     setOperationAction(ISD::CONCAT_VECTORS,     MVT::v16i32,  Custom);
1442     setOperationAction(ISD::CONCAT_VECTORS,     MVT::v8i1,    Custom);
1443     setOperationAction(ISD::CONCAT_VECTORS,     MVT::v16i1, Legal);
1444
1445     setOperationAction(ISD::SETCC,              MVT::v16i1, Custom);
1446     setOperationAction(ISD::SETCC,              MVT::v8i1, Custom);
1447
1448     setOperationAction(ISD::MUL,              MVT::v8i64, Custom);
1449
1450     setOperationAction(ISD::EXTRACT_VECTOR_ELT, MVT::v8i1,  Custom);
1451     setOperationAction(ISD::EXTRACT_VECTOR_ELT, MVT::v16i1, Custom);
1452     setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v16i1, Custom);
1453     setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v8i1, Custom);
1454     setOperationAction(ISD::BUILD_VECTOR,       MVT::v8i1, Custom);
1455     setOperationAction(ISD::BUILD_VECTOR,       MVT::v16i1, Custom);
1456     setOperationAction(ISD::SELECT,             MVT::v8f64, Custom);
1457     setOperationAction(ISD::SELECT,             MVT::v8i64, Custom);
1458     setOperationAction(ISD::SELECT,             MVT::v16f32, Custom);
1459
1460     setOperationAction(ISD::ADD,                MVT::v8i64, Legal);
1461     setOperationAction(ISD::ADD,                MVT::v16i32, Legal);
1462
1463     setOperationAction(ISD::SUB,                MVT::v8i64, Legal);
1464     setOperationAction(ISD::SUB,                MVT::v16i32, Legal);
1465
1466     setOperationAction(ISD::MUL,                MVT::v16i32, Legal);
1467
1468     setOperationAction(ISD::SRL,                MVT::v8i64, Custom);
1469     setOperationAction(ISD::SRL,                MVT::v16i32, Custom);
1470
1471     setOperationAction(ISD::SHL,                MVT::v8i64, Custom);
1472     setOperationAction(ISD::SHL,                MVT::v16i32, Custom);
1473
1474     setOperationAction(ISD::SRA,                MVT::v8i64, Custom);
1475     setOperationAction(ISD::SRA,                MVT::v16i32, Custom);
1476
1477     setOperationAction(ISD::AND,                MVT::v8i64, Legal);
1478     setOperationAction(ISD::OR,                 MVT::v8i64, Legal);
1479     setOperationAction(ISD::XOR,                MVT::v8i64, Legal);
1480     setOperationAction(ISD::AND,                MVT::v16i32, Legal);
1481     setOperationAction(ISD::OR,                 MVT::v16i32, Legal);
1482     setOperationAction(ISD::XOR,                MVT::v16i32, Legal);
1483
1484     if (Subtarget->hasCDI()) {
1485       setOperationAction(ISD::CTLZ,             MVT::v8i64, Legal);
1486       setOperationAction(ISD::CTLZ,             MVT::v16i32, Legal);
1487     }
1488
1489     // Custom lower several nodes.
1490     for (int i = MVT::FIRST_VECTOR_VALUETYPE;
1491              i <= MVT::LAST_VECTOR_VALUETYPE; ++i) {
1492       MVT VT = (MVT::SimpleValueType)i;
1493
1494       unsigned EltSize = VT.getVectorElementType().getSizeInBits();
1495       // Extract subvector is special because the value type
1496       // (result) is 256/128-bit but the source is 512-bit wide.
1497       if (VT.is128BitVector() || VT.is256BitVector())
1498         setOperationAction(ISD::EXTRACT_SUBVECTOR, VT, Custom);
1499
1500       if (VT.getVectorElementType() == MVT::i1)
1501         setOperationAction(ISD::EXTRACT_SUBVECTOR, VT, Legal);
1502
1503       // Do not attempt to custom lower other non-512-bit vectors
1504       if (!VT.is512BitVector())
1505         continue;
1506
1507       if ( EltSize >= 32) {
1508         setOperationAction(ISD::VECTOR_SHUFFLE,      VT, Custom);
1509         setOperationAction(ISD::INSERT_VECTOR_ELT,   VT, Custom);
1510         setOperationAction(ISD::BUILD_VECTOR,        VT, Custom);
1511         setOperationAction(ISD::VSELECT,             VT, Legal);
1512         setOperationAction(ISD::EXTRACT_VECTOR_ELT,  VT, Custom);
1513         setOperationAction(ISD::SCALAR_TO_VECTOR,    VT, Custom);
1514         setOperationAction(ISD::INSERT_SUBVECTOR,    VT, Custom);
1515       }
1516     }
1517     for (int i = MVT::v32i8; i != MVT::v8i64; ++i) {
1518       MVT VT = (MVT::SimpleValueType)i;
1519
1520       // Do not attempt to promote non-256-bit vectors
1521       if (!VT.is512BitVector())
1522         continue;
1523
1524       setOperationAction(ISD::SELECT, VT, Promote);
1525       AddPromotedToType (ISD::SELECT, VT, MVT::v8i64);
1526     }
1527   }// has  AVX-512
1528
1529   if (!TM.Options.UseSoftFloat && Subtarget->hasBWI()) {
1530     addRegisterClass(MVT::v32i1,  &X86::VK32RegClass);
1531     addRegisterClass(MVT::v64i1,  &X86::VK64RegClass);
1532   }
1533
1534   // SIGN_EXTEND_INREGs are evaluated by the extend type. Handle the expansion
1535   // of this type with custom code.
1536   for (int VT = MVT::FIRST_VECTOR_VALUETYPE;
1537            VT != MVT::LAST_VECTOR_VALUETYPE; VT++) {
1538     setOperationAction(ISD::SIGN_EXTEND_INREG, (MVT::SimpleValueType)VT,
1539                        Custom);
1540   }
1541
1542   // We want to custom lower some of our intrinsics.
1543   setOperationAction(ISD::INTRINSIC_WO_CHAIN, MVT::Other, Custom);
1544   setOperationAction(ISD::INTRINSIC_W_CHAIN, MVT::Other, Custom);
1545   setOperationAction(ISD::INTRINSIC_VOID, MVT::Other, Custom);
1546   if (!Subtarget->is64Bit())
1547     setOperationAction(ISD::INTRINSIC_W_CHAIN, MVT::i64, Custom);
1548
1549   // Only custom-lower 64-bit SADDO and friends on 64-bit because we don't
1550   // handle type legalization for these operations here.
1551   //
1552   // FIXME: We really should do custom legalization for addition and
1553   // subtraction on x86-32 once PR3203 is fixed.  We really can't do much better
1554   // than generic legalization for 64-bit multiplication-with-overflow, though.
1555   for (unsigned i = 0, e = 3+Subtarget->is64Bit(); i != e; ++i) {
1556     // Add/Sub/Mul with overflow operations are custom lowered.
1557     MVT VT = IntVTs[i];
1558     setOperationAction(ISD::SADDO, VT, Custom);
1559     setOperationAction(ISD::UADDO, VT, Custom);
1560     setOperationAction(ISD::SSUBO, VT, Custom);
1561     setOperationAction(ISD::USUBO, VT, Custom);
1562     setOperationAction(ISD::SMULO, VT, Custom);
1563     setOperationAction(ISD::UMULO, VT, Custom);
1564   }
1565
1566   // There are no 8-bit 3-address imul/mul instructions
1567   setOperationAction(ISD::SMULO, MVT::i8, Expand);
1568   setOperationAction(ISD::UMULO, MVT::i8, Expand);
1569
1570   if (!Subtarget->is64Bit()) {
1571     // These libcalls are not available in 32-bit.
1572     setLibcallName(RTLIB::SHL_I128, nullptr);
1573     setLibcallName(RTLIB::SRL_I128, nullptr);
1574     setLibcallName(RTLIB::SRA_I128, nullptr);
1575   }
1576
1577   // Combine sin / cos into one node or libcall if possible.
1578   if (Subtarget->hasSinCos()) {
1579     setLibcallName(RTLIB::SINCOS_F32, "sincosf");
1580     setLibcallName(RTLIB::SINCOS_F64, "sincos");
1581     if (Subtarget->isTargetDarwin()) {
1582       // For MacOSX, we don't want to the normal expansion of a libcall to
1583       // sincos. We want to issue a libcall to __sincos_stret to avoid memory
1584       // traffic.
1585       setOperationAction(ISD::FSINCOS, MVT::f64, Custom);
1586       setOperationAction(ISD::FSINCOS, MVT::f32, Custom);
1587     }
1588   }
1589
1590   if (Subtarget->isTargetWin64()) {
1591     setOperationAction(ISD::SDIV, MVT::i128, Custom);
1592     setOperationAction(ISD::UDIV, MVT::i128, Custom);
1593     setOperationAction(ISD::SREM, MVT::i128, Custom);
1594     setOperationAction(ISD::UREM, MVT::i128, Custom);
1595     setOperationAction(ISD::SDIVREM, MVT::i128, Custom);
1596     setOperationAction(ISD::UDIVREM, MVT::i128, Custom);
1597   }
1598
1599   // We have target-specific dag combine patterns for the following nodes:
1600   setTargetDAGCombine(ISD::VECTOR_SHUFFLE);
1601   setTargetDAGCombine(ISD::EXTRACT_VECTOR_ELT);
1602   setTargetDAGCombine(ISD::VSELECT);
1603   setTargetDAGCombine(ISD::SELECT);
1604   setTargetDAGCombine(ISD::SHL);
1605   setTargetDAGCombine(ISD::SRA);
1606   setTargetDAGCombine(ISD::SRL);
1607   setTargetDAGCombine(ISD::OR);
1608   setTargetDAGCombine(ISD::AND);
1609   setTargetDAGCombine(ISD::ADD);
1610   setTargetDAGCombine(ISD::FADD);
1611   setTargetDAGCombine(ISD::FSUB);
1612   setTargetDAGCombine(ISD::FMA);
1613   setTargetDAGCombine(ISD::SUB);
1614   setTargetDAGCombine(ISD::LOAD);
1615   setTargetDAGCombine(ISD::STORE);
1616   setTargetDAGCombine(ISD::ZERO_EXTEND);
1617   setTargetDAGCombine(ISD::ANY_EXTEND);
1618   setTargetDAGCombine(ISD::SIGN_EXTEND);
1619   setTargetDAGCombine(ISD::SIGN_EXTEND_INREG);
1620   setTargetDAGCombine(ISD::TRUNCATE);
1621   setTargetDAGCombine(ISD::SINT_TO_FP);
1622   setTargetDAGCombine(ISD::SETCC);
1623   setTargetDAGCombine(ISD::INTRINSIC_WO_CHAIN);
1624   setTargetDAGCombine(ISD::BUILD_VECTOR);
1625   if (Subtarget->is64Bit())
1626     setTargetDAGCombine(ISD::MUL);
1627   setTargetDAGCombine(ISD::XOR);
1628
1629   computeRegisterProperties();
1630
1631   // On Darwin, -Os means optimize for size without hurting performance,
1632   // do not reduce the limit.
1633   MaxStoresPerMemset = 16; // For @llvm.memset -> sequence of stores
1634   MaxStoresPerMemsetOptSize = Subtarget->isTargetDarwin() ? 16 : 8;
1635   MaxStoresPerMemcpy = 8; // For @llvm.memcpy -> sequence of stores
1636   MaxStoresPerMemcpyOptSize = Subtarget->isTargetDarwin() ? 8 : 4;
1637   MaxStoresPerMemmove = 8; // For @llvm.memmove -> sequence of stores
1638   MaxStoresPerMemmoveOptSize = Subtarget->isTargetDarwin() ? 8 : 4;
1639   setPrefLoopAlignment(4); // 2^4 bytes.
1640
1641   // Predictable cmov don't hurt on atom because it's in-order.
1642   PredictableSelectIsExpensive = !Subtarget->isAtom();
1643
1644   setPrefFunctionAlignment(4); // 2^4 bytes.
1645 }
1646
1647 // This has so far only been implemented for 64-bit MachO.
1648 bool X86TargetLowering::useLoadStackGuardNode() const {
1649   return Subtarget->getTargetTriple().getObjectFormat() == Triple::MachO &&
1650          Subtarget->is64Bit();
1651 }
1652
1653 TargetLoweringBase::LegalizeTypeAction
1654 X86TargetLowering::getPreferredVectorAction(EVT VT) const {
1655   if (ExperimentalVectorWideningLegalization &&
1656       VT.getVectorNumElements() != 1 &&
1657       VT.getVectorElementType().getSimpleVT() != MVT::i1)
1658     return TypeWidenVector;
1659
1660   return TargetLoweringBase::getPreferredVectorAction(VT);
1661 }
1662
1663 EVT X86TargetLowering::getSetCCResultType(LLVMContext &, EVT VT) const {
1664   if (!VT.isVector())
1665     return Subtarget->hasAVX512() ? MVT::i1: MVT::i8;
1666
1667   if (Subtarget->hasAVX512())
1668     switch(VT.getVectorNumElements()) {
1669     case  8: return MVT::v8i1;
1670     case 16: return MVT::v16i1;
1671   }
1672
1673   return VT.changeVectorElementTypeToInteger();
1674 }
1675
1676 /// getMaxByValAlign - Helper for getByValTypeAlignment to determine
1677 /// the desired ByVal argument alignment.
1678 static void getMaxByValAlign(Type *Ty, unsigned &MaxAlign) {
1679   if (MaxAlign == 16)
1680     return;
1681   if (VectorType *VTy = dyn_cast<VectorType>(Ty)) {
1682     if (VTy->getBitWidth() == 128)
1683       MaxAlign = 16;
1684   } else if (ArrayType *ATy = dyn_cast<ArrayType>(Ty)) {
1685     unsigned EltAlign = 0;
1686     getMaxByValAlign(ATy->getElementType(), EltAlign);
1687     if (EltAlign > MaxAlign)
1688       MaxAlign = EltAlign;
1689   } else if (StructType *STy = dyn_cast<StructType>(Ty)) {
1690     for (unsigned i = 0, e = STy->getNumElements(); i != e; ++i) {
1691       unsigned EltAlign = 0;
1692       getMaxByValAlign(STy->getElementType(i), EltAlign);
1693       if (EltAlign > MaxAlign)
1694         MaxAlign = EltAlign;
1695       if (MaxAlign == 16)
1696         break;
1697     }
1698   }
1699 }
1700
1701 /// getByValTypeAlignment - Return the desired alignment for ByVal aggregate
1702 /// function arguments in the caller parameter area. For X86, aggregates
1703 /// that contain SSE vectors are placed at 16-byte boundaries while the rest
1704 /// are at 4-byte boundaries.
1705 unsigned X86TargetLowering::getByValTypeAlignment(Type *Ty) const {
1706   if (Subtarget->is64Bit()) {
1707     // Max of 8 and alignment of type.
1708     unsigned TyAlign = TD->getABITypeAlignment(Ty);
1709     if (TyAlign > 8)
1710       return TyAlign;
1711     return 8;
1712   }
1713
1714   unsigned Align = 4;
1715   if (Subtarget->hasSSE1())
1716     getMaxByValAlign(Ty, Align);
1717   return Align;
1718 }
1719
1720 /// getOptimalMemOpType - Returns the target specific optimal type for load
1721 /// and store operations as a result of memset, memcpy, and memmove
1722 /// lowering. If DstAlign is zero that means it's safe to destination
1723 /// alignment can satisfy any constraint. Similarly if SrcAlign is zero it
1724 /// means there isn't a need to check it against alignment requirement,
1725 /// probably because the source does not need to be loaded. If 'IsMemset' is
1726 /// true, that means it's expanding a memset. If 'ZeroMemset' is true, that
1727 /// means it's a memset of zero. 'MemcpyStrSrc' indicates whether the memcpy
1728 /// source is constant so it does not need to be loaded.
1729 /// It returns EVT::Other if the type should be determined using generic
1730 /// target-independent logic.
1731 EVT
1732 X86TargetLowering::getOptimalMemOpType(uint64_t Size,
1733                                        unsigned DstAlign, unsigned SrcAlign,
1734                                        bool IsMemset, bool ZeroMemset,
1735                                        bool MemcpyStrSrc,
1736                                        MachineFunction &MF) const {
1737   const Function *F = MF.getFunction();
1738   if ((!IsMemset || ZeroMemset) &&
1739       !F->getAttributes().hasAttribute(AttributeSet::FunctionIndex,
1740                                        Attribute::NoImplicitFloat)) {
1741     if (Size >= 16 &&
1742         (Subtarget->isUnalignedMemAccessFast() ||
1743          ((DstAlign == 0 || DstAlign >= 16) &&
1744           (SrcAlign == 0 || SrcAlign >= 16)))) {
1745       if (Size >= 32) {
1746         if (Subtarget->hasInt256())
1747           return MVT::v8i32;
1748         if (Subtarget->hasFp256())
1749           return MVT::v8f32;
1750       }
1751       if (Subtarget->hasSSE2())
1752         return MVT::v4i32;
1753       if (Subtarget->hasSSE1())
1754         return MVT::v4f32;
1755     } else if (!MemcpyStrSrc && Size >= 8 &&
1756                !Subtarget->is64Bit() &&
1757                Subtarget->hasSSE2()) {
1758       // Do not use f64 to lower memcpy if source is string constant. It's
1759       // better to use i32 to avoid the loads.
1760       return MVT::f64;
1761     }
1762   }
1763   if (Subtarget->is64Bit() && Size >= 8)
1764     return MVT::i64;
1765   return MVT::i32;
1766 }
1767
1768 bool X86TargetLowering::isSafeMemOpType(MVT VT) const {
1769   if (VT == MVT::f32)
1770     return X86ScalarSSEf32;
1771   else if (VT == MVT::f64)
1772     return X86ScalarSSEf64;
1773   return true;
1774 }
1775
1776 bool
1777 X86TargetLowering::allowsMisalignedMemoryAccesses(EVT VT,
1778                                                   unsigned,
1779                                                   unsigned,
1780                                                   bool *Fast) const {
1781   if (Fast)
1782     *Fast = Subtarget->isUnalignedMemAccessFast();
1783   return true;
1784 }
1785
1786 /// getJumpTableEncoding - Return the entry encoding for a jump table in the
1787 /// current function.  The returned value is a member of the
1788 /// MachineJumpTableInfo::JTEntryKind enum.
1789 unsigned X86TargetLowering::getJumpTableEncoding() const {
1790   // In GOT pic mode, each entry in the jump table is emitted as a @GOTOFF
1791   // symbol.
1792   if (getTargetMachine().getRelocationModel() == Reloc::PIC_ &&
1793       Subtarget->isPICStyleGOT())
1794     return MachineJumpTableInfo::EK_Custom32;
1795
1796   // Otherwise, use the normal jump table encoding heuristics.
1797   return TargetLowering::getJumpTableEncoding();
1798 }
1799
1800 const MCExpr *
1801 X86TargetLowering::LowerCustomJumpTableEntry(const MachineJumpTableInfo *MJTI,
1802                                              const MachineBasicBlock *MBB,
1803                                              unsigned uid,MCContext &Ctx) const{
1804   assert(MBB->getParent()->getTarget().getRelocationModel() == Reloc::PIC_ &&
1805          Subtarget->isPICStyleGOT());
1806   // In 32-bit ELF systems, our jump table entries are formed with @GOTOFF
1807   // entries.
1808   return MCSymbolRefExpr::Create(MBB->getSymbol(),
1809                                  MCSymbolRefExpr::VK_GOTOFF, Ctx);
1810 }
1811
1812 /// getPICJumpTableRelocaBase - Returns relocation base for the given PIC
1813 /// jumptable.
1814 SDValue X86TargetLowering::getPICJumpTableRelocBase(SDValue Table,
1815                                                     SelectionDAG &DAG) const {
1816   if (!Subtarget->is64Bit())
1817     // This doesn't have SDLoc associated with it, but is not really the
1818     // same as a Register.
1819     return DAG.getNode(X86ISD::GlobalBaseReg, SDLoc(), getPointerTy());
1820   return Table;
1821 }
1822
1823 /// getPICJumpTableRelocBaseExpr - This returns the relocation base for the
1824 /// given PIC jumptable, the same as getPICJumpTableRelocBase, but as an
1825 /// MCExpr.
1826 const MCExpr *X86TargetLowering::
1827 getPICJumpTableRelocBaseExpr(const MachineFunction *MF, unsigned JTI,
1828                              MCContext &Ctx) const {
1829   // X86-64 uses RIP relative addressing based on the jump table label.
1830   if (Subtarget->isPICStyleRIPRel())
1831     return TargetLowering::getPICJumpTableRelocBaseExpr(MF, JTI, Ctx);
1832
1833   // Otherwise, the reference is relative to the PIC base.
1834   return MCSymbolRefExpr::Create(MF->getPICBaseSymbol(), Ctx);
1835 }
1836
1837 // FIXME: Why this routine is here? Move to RegInfo!
1838 std::pair<const TargetRegisterClass*, uint8_t>
1839 X86TargetLowering::findRepresentativeClass(MVT VT) const{
1840   const TargetRegisterClass *RRC = nullptr;
1841   uint8_t Cost = 1;
1842   switch (VT.SimpleTy) {
1843   default:
1844     return TargetLowering::findRepresentativeClass(VT);
1845   case MVT::i8: case MVT::i16: case MVT::i32: case MVT::i64:
1846     RRC = Subtarget->is64Bit() ?
1847       (const TargetRegisterClass*)&X86::GR64RegClass :
1848       (const TargetRegisterClass*)&X86::GR32RegClass;
1849     break;
1850   case MVT::x86mmx:
1851     RRC = &X86::VR64RegClass;
1852     break;
1853   case MVT::f32: case MVT::f64:
1854   case MVT::v16i8: case MVT::v8i16: case MVT::v4i32: case MVT::v2i64:
1855   case MVT::v4f32: case MVT::v2f64:
1856   case MVT::v32i8: case MVT::v8i32: case MVT::v4i64: case MVT::v8f32:
1857   case MVT::v4f64:
1858     RRC = &X86::VR128RegClass;
1859     break;
1860   }
1861   return std::make_pair(RRC, Cost);
1862 }
1863
1864 bool X86TargetLowering::getStackCookieLocation(unsigned &AddressSpace,
1865                                                unsigned &Offset) const {
1866   if (!Subtarget->isTargetLinux())
1867     return false;
1868
1869   if (Subtarget->is64Bit()) {
1870     // %fs:0x28, unless we're using a Kernel code model, in which case it's %gs:
1871     Offset = 0x28;
1872     if (getTargetMachine().getCodeModel() == CodeModel::Kernel)
1873       AddressSpace = 256;
1874     else
1875       AddressSpace = 257;
1876   } else {
1877     // %gs:0x14 on i386
1878     Offset = 0x14;
1879     AddressSpace = 256;
1880   }
1881   return true;
1882 }
1883
1884 bool X86TargetLowering::isNoopAddrSpaceCast(unsigned SrcAS,
1885                                             unsigned DestAS) const {
1886   assert(SrcAS != DestAS && "Expected different address spaces!");
1887
1888   return SrcAS < 256 && DestAS < 256;
1889 }
1890
1891 //===----------------------------------------------------------------------===//
1892 //               Return Value Calling Convention Implementation
1893 //===----------------------------------------------------------------------===//
1894
1895 #include "X86GenCallingConv.inc"
1896
1897 bool
1898 X86TargetLowering::CanLowerReturn(CallingConv::ID CallConv,
1899                                   MachineFunction &MF, bool isVarArg,
1900                         const SmallVectorImpl<ISD::OutputArg> &Outs,
1901                         LLVMContext &Context) const {
1902   SmallVector<CCValAssign, 16> RVLocs;
1903   CCState CCInfo(CallConv, isVarArg, MF, RVLocs, Context);
1904   return CCInfo.CheckReturn(Outs, RetCC_X86);
1905 }
1906
1907 const MCPhysReg *X86TargetLowering::getScratchRegisters(CallingConv::ID) const {
1908   static const MCPhysReg ScratchRegs[] = { X86::R11, 0 };
1909   return ScratchRegs;
1910 }
1911
1912 SDValue
1913 X86TargetLowering::LowerReturn(SDValue Chain,
1914                                CallingConv::ID CallConv, bool isVarArg,
1915                                const SmallVectorImpl<ISD::OutputArg> &Outs,
1916                                const SmallVectorImpl<SDValue> &OutVals,
1917                                SDLoc dl, SelectionDAG &DAG) const {
1918   MachineFunction &MF = DAG.getMachineFunction();
1919   X86MachineFunctionInfo *FuncInfo = MF.getInfo<X86MachineFunctionInfo>();
1920
1921   SmallVector<CCValAssign, 16> RVLocs;
1922   CCState CCInfo(CallConv, isVarArg, MF, RVLocs, *DAG.getContext());
1923   CCInfo.AnalyzeReturn(Outs, RetCC_X86);
1924
1925   SDValue Flag;
1926   SmallVector<SDValue, 6> RetOps;
1927   RetOps.push_back(Chain); // Operand #0 = Chain (updated below)
1928   // Operand #1 = Bytes To Pop
1929   RetOps.push_back(DAG.getTargetConstant(FuncInfo->getBytesToPopOnReturn(),
1930                    MVT::i16));
1931
1932   // Copy the result values into the output registers.
1933   for (unsigned i = 0; i != RVLocs.size(); ++i) {
1934     CCValAssign &VA = RVLocs[i];
1935     assert(VA.isRegLoc() && "Can only return in registers!");
1936     SDValue ValToCopy = OutVals[i];
1937     EVT ValVT = ValToCopy.getValueType();
1938
1939     // Promote values to the appropriate types
1940     if (VA.getLocInfo() == CCValAssign::SExt)
1941       ValToCopy = DAG.getNode(ISD::SIGN_EXTEND, dl, VA.getLocVT(), ValToCopy);
1942     else if (VA.getLocInfo() == CCValAssign::ZExt)
1943       ValToCopy = DAG.getNode(ISD::ZERO_EXTEND, dl, VA.getLocVT(), ValToCopy);
1944     else if (VA.getLocInfo() == CCValAssign::AExt)
1945       ValToCopy = DAG.getNode(ISD::ANY_EXTEND, dl, VA.getLocVT(), ValToCopy);
1946     else if (VA.getLocInfo() == CCValAssign::BCvt)
1947       ValToCopy = DAG.getNode(ISD::BITCAST, dl, VA.getLocVT(), ValToCopy);
1948
1949     assert(VA.getLocInfo() != CCValAssign::FPExt &&
1950            "Unexpected FP-extend for return value.");  
1951
1952     // If this is x86-64, and we disabled SSE, we can't return FP values,
1953     // or SSE or MMX vectors.
1954     if ((ValVT == MVT::f32 || ValVT == MVT::f64 ||
1955          VA.getLocReg() == X86::XMM0 || VA.getLocReg() == X86::XMM1) &&
1956           (Subtarget->is64Bit() && !Subtarget->hasSSE1())) {
1957       report_fatal_error("SSE register return with SSE disabled");
1958     }
1959     // Likewise we can't return F64 values with SSE1 only.  gcc does so, but
1960     // llvm-gcc has never done it right and no one has noticed, so this
1961     // should be OK for now.
1962     if (ValVT == MVT::f64 &&
1963         (Subtarget->is64Bit() && !Subtarget->hasSSE2()))
1964       report_fatal_error("SSE2 register return with SSE2 disabled");
1965
1966     // Returns in ST0/ST1 are handled specially: these are pushed as operands to
1967     // the RET instruction and handled by the FP Stackifier.
1968     if (VA.getLocReg() == X86::FP0 ||
1969         VA.getLocReg() == X86::FP1) {
1970       // If this is a copy from an xmm register to ST(0), use an FPExtend to
1971       // change the value to the FP stack register class.
1972       if (isScalarFPTypeInSSEReg(VA.getValVT()))
1973         ValToCopy = DAG.getNode(ISD::FP_EXTEND, dl, MVT::f80, ValToCopy);
1974       RetOps.push_back(ValToCopy);
1975       // Don't emit a copytoreg.
1976       continue;
1977     }
1978
1979     // 64-bit vector (MMX) values are returned in XMM0 / XMM1 except for v1i64
1980     // which is returned in RAX / RDX.
1981     if (Subtarget->is64Bit()) {
1982       if (ValVT == MVT::x86mmx) {
1983         if (VA.getLocReg() == X86::XMM0 || VA.getLocReg() == X86::XMM1) {
1984           ValToCopy = DAG.getNode(ISD::BITCAST, dl, MVT::i64, ValToCopy);
1985           ValToCopy = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, MVT::v2i64,
1986                                   ValToCopy);
1987           // If we don't have SSE2 available, convert to v4f32 so the generated
1988           // register is legal.
1989           if (!Subtarget->hasSSE2())
1990             ValToCopy = DAG.getNode(ISD::BITCAST, dl, MVT::v4f32,ValToCopy);
1991         }
1992       }
1993     }
1994
1995     Chain = DAG.getCopyToReg(Chain, dl, VA.getLocReg(), ValToCopy, Flag);
1996     Flag = Chain.getValue(1);
1997     RetOps.push_back(DAG.getRegister(VA.getLocReg(), VA.getLocVT()));
1998   }
1999
2000   // The x86-64 ABIs require that for returning structs by value we copy
2001   // the sret argument into %rax/%eax (depending on ABI) for the return.
2002   // Win32 requires us to put the sret argument to %eax as well.
2003   // We saved the argument into a virtual register in the entry block,
2004   // so now we copy the value out and into %rax/%eax.
2005   if (DAG.getMachineFunction().getFunction()->hasStructRetAttr() &&
2006       (Subtarget->is64Bit() || Subtarget->isTargetKnownWindowsMSVC())) {
2007     MachineFunction &MF = DAG.getMachineFunction();
2008     X86MachineFunctionInfo *FuncInfo = MF.getInfo<X86MachineFunctionInfo>();
2009     unsigned Reg = FuncInfo->getSRetReturnReg();
2010     assert(Reg &&
2011            "SRetReturnReg should have been set in LowerFormalArguments().");
2012     SDValue Val = DAG.getCopyFromReg(Chain, dl, Reg, getPointerTy());
2013
2014     unsigned RetValReg
2015         = (Subtarget->is64Bit() && !Subtarget->isTarget64BitILP32()) ?
2016           X86::RAX : X86::EAX;
2017     Chain = DAG.getCopyToReg(Chain, dl, RetValReg, Val, Flag);
2018     Flag = Chain.getValue(1);
2019
2020     // RAX/EAX now acts like a return value.
2021     RetOps.push_back(DAG.getRegister(RetValReg, getPointerTy()));
2022   }
2023
2024   RetOps[0] = Chain;  // Update chain.
2025
2026   // Add the flag if we have it.
2027   if (Flag.getNode())
2028     RetOps.push_back(Flag);
2029
2030   return DAG.getNode(X86ISD::RET_FLAG, dl, MVT::Other, RetOps);
2031 }
2032
2033 bool X86TargetLowering::isUsedByReturnOnly(SDNode *N, SDValue &Chain) const {
2034   if (N->getNumValues() != 1)
2035     return false;
2036   if (!N->hasNUsesOfValue(1, 0))
2037     return false;
2038
2039   SDValue TCChain = Chain;
2040   SDNode *Copy = *N->use_begin();
2041   if (Copy->getOpcode() == ISD::CopyToReg) {
2042     // If the copy has a glue operand, we conservatively assume it isn't safe to
2043     // perform a tail call.
2044     if (Copy->getOperand(Copy->getNumOperands()-1).getValueType() == MVT::Glue)
2045       return false;
2046     TCChain = Copy->getOperand(0);
2047   } else if (Copy->getOpcode() != ISD::FP_EXTEND)
2048     return false;
2049
2050   bool HasRet = false;
2051   for (SDNode::use_iterator UI = Copy->use_begin(), UE = Copy->use_end();
2052        UI != UE; ++UI) {
2053     if (UI->getOpcode() != X86ISD::RET_FLAG)
2054       return false;
2055     HasRet = true;
2056   }
2057
2058   if (!HasRet)
2059     return false;
2060
2061   Chain = TCChain;
2062   return true;
2063 }
2064
2065 EVT
2066 X86TargetLowering::getTypeForExtArgOrReturn(LLVMContext &Context, EVT VT,
2067                                             ISD::NodeType ExtendKind) const {
2068   MVT ReturnMVT;
2069   // TODO: Is this also valid on 32-bit?
2070   if (Subtarget->is64Bit() && VT == MVT::i1 && ExtendKind == ISD::ZERO_EXTEND)
2071     ReturnMVT = MVT::i8;
2072   else
2073     ReturnMVT = MVT::i32;
2074
2075   EVT MinVT = getRegisterType(Context, ReturnMVT);
2076   return VT.bitsLT(MinVT) ? MinVT : VT;
2077 }
2078
2079 /// LowerCallResult - Lower the result values of a call into the
2080 /// appropriate copies out of appropriate physical registers.
2081 ///
2082 SDValue
2083 X86TargetLowering::LowerCallResult(SDValue Chain, SDValue InFlag,
2084                                    CallingConv::ID CallConv, bool isVarArg,
2085                                    const SmallVectorImpl<ISD::InputArg> &Ins,
2086                                    SDLoc dl, SelectionDAG &DAG,
2087                                    SmallVectorImpl<SDValue> &InVals) const {
2088
2089   // Assign locations to each value returned by this call.
2090   SmallVector<CCValAssign, 16> RVLocs;
2091   bool Is64Bit = Subtarget->is64Bit();
2092   CCState CCInfo(CallConv, isVarArg, DAG.getMachineFunction(), RVLocs,
2093                  *DAG.getContext());
2094   CCInfo.AnalyzeCallResult(Ins, RetCC_X86);
2095
2096   // Copy all of the result registers out of their specified physreg.
2097   for (unsigned i = 0, e = RVLocs.size(); i != e; ++i) {
2098     CCValAssign &VA = RVLocs[i];
2099     EVT CopyVT = VA.getValVT();
2100
2101     // If this is x86-64, and we disabled SSE, we can't return FP values
2102     if ((CopyVT == MVT::f32 || CopyVT == MVT::f64) &&
2103         ((Is64Bit || Ins[i].Flags.isInReg()) && !Subtarget->hasSSE1())) {
2104       report_fatal_error("SSE register return with SSE disabled");
2105     }
2106
2107     // If we prefer to use the value in xmm registers, copy it out as f80 and
2108     // use a truncate to move it from fp stack reg to xmm reg.
2109     if ((VA.getLocReg() == X86::FP0 || VA.getLocReg() == X86::FP1) &&
2110         isScalarFPTypeInSSEReg(VA.getValVT()))
2111       CopyVT = MVT::f80;
2112
2113     Chain = DAG.getCopyFromReg(Chain, dl, VA.getLocReg(),
2114                                CopyVT, InFlag).getValue(1);
2115     SDValue Val = Chain.getValue(0);
2116
2117     if (CopyVT != VA.getValVT())
2118       Val = DAG.getNode(ISD::FP_ROUND, dl, VA.getValVT(), Val,
2119                         // This truncation won't change the value.
2120                         DAG.getIntPtrConstant(1));
2121
2122     InFlag = Chain.getValue(2);
2123     InVals.push_back(Val);
2124   }
2125
2126   return Chain;
2127 }
2128
2129 //===----------------------------------------------------------------------===//
2130 //                C & StdCall & Fast Calling Convention implementation
2131 //===----------------------------------------------------------------------===//
2132 //  StdCall calling convention seems to be standard for many Windows' API
2133 //  routines and around. It differs from C calling convention just a little:
2134 //  callee should clean up the stack, not caller. Symbols should be also
2135 //  decorated in some fancy way :) It doesn't support any vector arguments.
2136 //  For info on fast calling convention see Fast Calling Convention (tail call)
2137 //  implementation LowerX86_32FastCCCallTo.
2138
2139 /// CallIsStructReturn - Determines whether a call uses struct return
2140 /// semantics.
2141 enum StructReturnType {
2142   NotStructReturn,
2143   RegStructReturn,
2144   StackStructReturn
2145 };
2146 static StructReturnType
2147 callIsStructReturn(const SmallVectorImpl<ISD::OutputArg> &Outs) {
2148   if (Outs.empty())
2149     return NotStructReturn;
2150
2151   const ISD::ArgFlagsTy &Flags = Outs[0].Flags;
2152   if (!Flags.isSRet())
2153     return NotStructReturn;
2154   if (Flags.isInReg())
2155     return RegStructReturn;
2156   return StackStructReturn;
2157 }
2158
2159 /// ArgsAreStructReturn - Determines whether a function uses struct
2160 /// return semantics.
2161 static StructReturnType
2162 argsAreStructReturn(const SmallVectorImpl<ISD::InputArg> &Ins) {
2163   if (Ins.empty())
2164     return NotStructReturn;
2165
2166   const ISD::ArgFlagsTy &Flags = Ins[0].Flags;
2167   if (!Flags.isSRet())
2168     return NotStructReturn;
2169   if (Flags.isInReg())
2170     return RegStructReturn;
2171   return StackStructReturn;
2172 }
2173
2174 /// CreateCopyOfByValArgument - Make a copy of an aggregate at address specified
2175 /// by "Src" to address "Dst" with size and alignment information specified by
2176 /// the specific parameter attribute. The copy will be passed as a byval
2177 /// function parameter.
2178 static SDValue
2179 CreateCopyOfByValArgument(SDValue Src, SDValue Dst, SDValue Chain,
2180                           ISD::ArgFlagsTy Flags, SelectionDAG &DAG,
2181                           SDLoc dl) {
2182   SDValue SizeNode = DAG.getConstant(Flags.getByValSize(), MVT::i32);
2183
2184   return DAG.getMemcpy(Chain, dl, Dst, Src, SizeNode, Flags.getByValAlign(),
2185                        /*isVolatile*/false, /*AlwaysInline=*/true,
2186                        MachinePointerInfo(), MachinePointerInfo());
2187 }
2188
2189 /// IsTailCallConvention - Return true if the calling convention is one that
2190 /// supports tail call optimization.
2191 static bool IsTailCallConvention(CallingConv::ID CC) {
2192   return (CC == CallingConv::Fast || CC == CallingConv::GHC ||
2193           CC == CallingConv::HiPE);
2194 }
2195
2196 /// \brief Return true if the calling convention is a C calling convention.
2197 static bool IsCCallConvention(CallingConv::ID CC) {
2198   return (CC == CallingConv::C || CC == CallingConv::X86_64_Win64 ||
2199           CC == CallingConv::X86_64_SysV);
2200 }
2201
2202 bool X86TargetLowering::mayBeEmittedAsTailCall(CallInst *CI) const {
2203   if (!CI->isTailCall() || getTargetMachine().Options.DisableTailCalls)
2204     return false;
2205
2206   CallSite CS(CI);
2207   CallingConv::ID CalleeCC = CS.getCallingConv();
2208   if (!IsTailCallConvention(CalleeCC) && !IsCCallConvention(CalleeCC))
2209     return false;
2210
2211   return true;
2212 }
2213
2214 /// FuncIsMadeTailCallSafe - Return true if the function is being made into
2215 /// a tailcall target by changing its ABI.
2216 static bool FuncIsMadeTailCallSafe(CallingConv::ID CC,
2217                                    bool GuaranteedTailCallOpt) {
2218   return GuaranteedTailCallOpt && IsTailCallConvention(CC);
2219 }
2220
2221 SDValue
2222 X86TargetLowering::LowerMemArgument(SDValue Chain,
2223                                     CallingConv::ID CallConv,
2224                                     const SmallVectorImpl<ISD::InputArg> &Ins,
2225                                     SDLoc dl, SelectionDAG &DAG,
2226                                     const CCValAssign &VA,
2227                                     MachineFrameInfo *MFI,
2228                                     unsigned i) const {
2229   // Create the nodes corresponding to a load from this parameter slot.
2230   ISD::ArgFlagsTy Flags = Ins[i].Flags;
2231   bool AlwaysUseMutable = FuncIsMadeTailCallSafe(
2232       CallConv, DAG.getTarget().Options.GuaranteedTailCallOpt);
2233   bool isImmutable = !AlwaysUseMutable && !Flags.isByVal();
2234   EVT ValVT;
2235
2236   // If value is passed by pointer we have address passed instead of the value
2237   // itself.
2238   if (VA.getLocInfo() == CCValAssign::Indirect)
2239     ValVT = VA.getLocVT();
2240   else
2241     ValVT = VA.getValVT();
2242
2243   // FIXME: For now, all byval parameter objects are marked mutable. This can be
2244   // changed with more analysis.
2245   // In case of tail call optimization mark all arguments mutable. Since they
2246   // could be overwritten by lowering of arguments in case of a tail call.
2247   if (Flags.isByVal()) {
2248     unsigned Bytes = Flags.getByValSize();
2249     if (Bytes == 0) Bytes = 1; // Don't create zero-sized stack objects.
2250     int FI = MFI->CreateFixedObject(Bytes, VA.getLocMemOffset(), isImmutable);
2251     return DAG.getFrameIndex(FI, getPointerTy());
2252   } else {
2253     int FI = MFI->CreateFixedObject(ValVT.getSizeInBits()/8,
2254                                     VA.getLocMemOffset(), isImmutable);
2255     SDValue FIN = DAG.getFrameIndex(FI, getPointerTy());
2256     return DAG.getLoad(ValVT, dl, Chain, FIN,
2257                        MachinePointerInfo::getFixedStack(FI),
2258                        false, false, false, 0);
2259   }
2260 }
2261
2262 SDValue
2263 X86TargetLowering::LowerFormalArguments(SDValue Chain,
2264                                         CallingConv::ID CallConv,
2265                                         bool isVarArg,
2266                                       const SmallVectorImpl<ISD::InputArg> &Ins,
2267                                         SDLoc dl,
2268                                         SelectionDAG &DAG,
2269                                         SmallVectorImpl<SDValue> &InVals)
2270                                           const {
2271   MachineFunction &MF = DAG.getMachineFunction();
2272   X86MachineFunctionInfo *FuncInfo = MF.getInfo<X86MachineFunctionInfo>();
2273
2274   const Function* Fn = MF.getFunction();
2275   if (Fn->hasExternalLinkage() &&
2276       Subtarget->isTargetCygMing() &&
2277       Fn->getName() == "main")
2278     FuncInfo->setForceFramePointer(true);
2279
2280   MachineFrameInfo *MFI = MF.getFrameInfo();
2281   bool Is64Bit = Subtarget->is64Bit();
2282   bool IsWin64 = Subtarget->isCallingConvWin64(CallConv);
2283
2284   assert(!(isVarArg && IsTailCallConvention(CallConv)) &&
2285          "Var args not supported with calling convention fastcc, ghc or hipe");
2286
2287   // Assign locations to all of the incoming arguments.
2288   SmallVector<CCValAssign, 16> ArgLocs;
2289   CCState CCInfo(CallConv, isVarArg, MF, ArgLocs, *DAG.getContext());
2290
2291   // Allocate shadow area for Win64
2292   if (IsWin64)
2293     CCInfo.AllocateStack(32, 8);
2294
2295   CCInfo.AnalyzeFormalArguments(Ins, CC_X86);
2296
2297   unsigned LastVal = ~0U;
2298   SDValue ArgValue;
2299   for (unsigned i = 0, e = ArgLocs.size(); i != e; ++i) {
2300     CCValAssign &VA = ArgLocs[i];
2301     // TODO: If an arg is passed in two places (e.g. reg and stack), skip later
2302     // places.
2303     assert(VA.getValNo() != LastVal &&
2304            "Don't support value assigned to multiple locs yet");
2305     (void)LastVal;
2306     LastVal = VA.getValNo();
2307
2308     if (VA.isRegLoc()) {
2309       EVT RegVT = VA.getLocVT();
2310       const TargetRegisterClass *RC;
2311       if (RegVT == MVT::i32)
2312         RC = &X86::GR32RegClass;
2313       else if (Is64Bit && RegVT == MVT::i64)
2314         RC = &X86::GR64RegClass;
2315       else if (RegVT == MVT::f32)
2316         RC = &X86::FR32RegClass;
2317       else if (RegVT == MVT::f64)
2318         RC = &X86::FR64RegClass;
2319       else if (RegVT.is512BitVector())
2320         RC = &X86::VR512RegClass;
2321       else if (RegVT.is256BitVector())
2322         RC = &X86::VR256RegClass;
2323       else if (RegVT.is128BitVector())
2324         RC = &X86::VR128RegClass;
2325       else if (RegVT == MVT::x86mmx)
2326         RC = &X86::VR64RegClass;
2327       else if (RegVT == MVT::i1)
2328         RC = &X86::VK1RegClass;
2329       else if (RegVT == MVT::v8i1)
2330         RC = &X86::VK8RegClass;
2331       else if (RegVT == MVT::v16i1)
2332         RC = &X86::VK16RegClass;
2333       else if (RegVT == MVT::v32i1)
2334         RC = &X86::VK32RegClass;
2335       else if (RegVT == MVT::v64i1)
2336         RC = &X86::VK64RegClass;
2337       else
2338         llvm_unreachable("Unknown argument type!");
2339
2340       unsigned Reg = MF.addLiveIn(VA.getLocReg(), RC);
2341       ArgValue = DAG.getCopyFromReg(Chain, dl, Reg, RegVT);
2342
2343       // If this is an 8 or 16-bit value, it is really passed promoted to 32
2344       // bits.  Insert an assert[sz]ext to capture this, then truncate to the
2345       // right size.
2346       if (VA.getLocInfo() == CCValAssign::SExt)
2347         ArgValue = DAG.getNode(ISD::AssertSext, dl, RegVT, ArgValue,
2348                                DAG.getValueType(VA.getValVT()));
2349       else if (VA.getLocInfo() == CCValAssign::ZExt)
2350         ArgValue = DAG.getNode(ISD::AssertZext, dl, RegVT, ArgValue,
2351                                DAG.getValueType(VA.getValVT()));
2352       else if (VA.getLocInfo() == CCValAssign::BCvt)
2353         ArgValue = DAG.getNode(ISD::BITCAST, dl, VA.getValVT(), ArgValue);
2354
2355       if (VA.isExtInLoc()) {
2356         // Handle MMX values passed in XMM regs.
2357         if (RegVT.isVector())
2358           ArgValue = DAG.getNode(X86ISD::MOVDQ2Q, dl, VA.getValVT(), ArgValue);
2359         else
2360           ArgValue = DAG.getNode(ISD::TRUNCATE, dl, VA.getValVT(), ArgValue);
2361       }
2362     } else {
2363       assert(VA.isMemLoc());
2364       ArgValue = LowerMemArgument(Chain, CallConv, Ins, dl, DAG, VA, MFI, i);
2365     }
2366
2367     // If value is passed via pointer - do a load.
2368     if (VA.getLocInfo() == CCValAssign::Indirect)
2369       ArgValue = DAG.getLoad(VA.getValVT(), dl, Chain, ArgValue,
2370                              MachinePointerInfo(), false, false, false, 0);
2371
2372     InVals.push_back(ArgValue);
2373   }
2374
2375   if (Subtarget->is64Bit() || Subtarget->isTargetKnownWindowsMSVC()) {
2376     for (unsigned i = 0, e = ArgLocs.size(); i != e; ++i) {
2377       // The x86-64 ABIs require that for returning structs by value we copy
2378       // the sret argument into %rax/%eax (depending on ABI) for the return.
2379       // Win32 requires us to put the sret argument to %eax as well.
2380       // Save the argument into a virtual register so that we can access it
2381       // from the return points.
2382       if (Ins[i].Flags.isSRet()) {
2383         unsigned Reg = FuncInfo->getSRetReturnReg();
2384         if (!Reg) {
2385           MVT PtrTy = getPointerTy();
2386           Reg = MF.getRegInfo().createVirtualRegister(getRegClassFor(PtrTy));
2387           FuncInfo->setSRetReturnReg(Reg);
2388         }
2389         SDValue Copy = DAG.getCopyToReg(DAG.getEntryNode(), dl, Reg, InVals[i]);
2390         Chain = DAG.getNode(ISD::TokenFactor, dl, MVT::Other, Copy, Chain);
2391         break;
2392       }
2393     }
2394   }
2395
2396   unsigned StackSize = CCInfo.getNextStackOffset();
2397   // Align stack specially for tail calls.
2398   if (FuncIsMadeTailCallSafe(CallConv,
2399                              MF.getTarget().Options.GuaranteedTailCallOpt))
2400     StackSize = GetAlignedArgumentStackSize(StackSize, DAG);
2401
2402   // If the function takes variable number of arguments, make a frame index for
2403   // the start of the first vararg value... for expansion of llvm.va_start.
2404   if (isVarArg) {
2405     if (Is64Bit || (CallConv != CallingConv::X86_FastCall &&
2406                     CallConv != CallingConv::X86_ThisCall)) {
2407       FuncInfo->setVarArgsFrameIndex(MFI->CreateFixedObject(1, StackSize,true));
2408     }
2409     if (Is64Bit) {
2410       unsigned TotalNumIntRegs = 0, TotalNumXMMRegs = 0;
2411
2412       // FIXME: We should really autogenerate these arrays
2413       static const MCPhysReg GPR64ArgRegsWin64[] = {
2414         X86::RCX, X86::RDX, X86::R8,  X86::R9
2415       };
2416       static const MCPhysReg GPR64ArgRegs64Bit[] = {
2417         X86::RDI, X86::RSI, X86::RDX, X86::RCX, X86::R8, X86::R9
2418       };
2419       static const MCPhysReg XMMArgRegs64Bit[] = {
2420         X86::XMM0, X86::XMM1, X86::XMM2, X86::XMM3,
2421         X86::XMM4, X86::XMM5, X86::XMM6, X86::XMM7
2422       };
2423       const MCPhysReg *GPR64ArgRegs;
2424       unsigned NumXMMRegs = 0;
2425
2426       if (IsWin64) {
2427         // The XMM registers which might contain var arg parameters are shadowed
2428         // in their paired GPR.  So we only need to save the GPR to their home
2429         // slots.
2430         TotalNumIntRegs = 4;
2431         GPR64ArgRegs = GPR64ArgRegsWin64;
2432       } else {
2433         TotalNumIntRegs = 6; TotalNumXMMRegs = 8;
2434         GPR64ArgRegs = GPR64ArgRegs64Bit;
2435
2436         NumXMMRegs = CCInfo.getFirstUnallocated(XMMArgRegs64Bit,
2437                                                 TotalNumXMMRegs);
2438       }
2439       unsigned NumIntRegs = CCInfo.getFirstUnallocated(GPR64ArgRegs,
2440                                                        TotalNumIntRegs);
2441
2442       bool NoImplicitFloatOps = Fn->getAttributes().
2443         hasAttribute(AttributeSet::FunctionIndex, Attribute::NoImplicitFloat);
2444       assert(!(NumXMMRegs && !Subtarget->hasSSE1()) &&
2445              "SSE register cannot be used when SSE is disabled!");
2446       assert(!(NumXMMRegs && MF.getTarget().Options.UseSoftFloat &&
2447                NoImplicitFloatOps) &&
2448              "SSE register cannot be used when SSE is disabled!");
2449       if (MF.getTarget().Options.UseSoftFloat || NoImplicitFloatOps ||
2450           !Subtarget->hasSSE1())
2451         // Kernel mode asks for SSE to be disabled, so don't push them
2452         // on the stack.
2453         TotalNumXMMRegs = 0;
2454
2455       if (IsWin64) {
2456         const TargetFrameLowering &TFI = *MF.getSubtarget().getFrameLowering();
2457         // Get to the caller-allocated home save location.  Add 8 to account
2458         // for the return address.
2459         int HomeOffset = TFI.getOffsetOfLocalArea() + 8;
2460         FuncInfo->setRegSaveFrameIndex(
2461           MFI->CreateFixedObject(1, NumIntRegs * 8 + HomeOffset, false));
2462         // Fixup to set vararg frame on shadow area (4 x i64).
2463         if (NumIntRegs < 4)
2464           FuncInfo->setVarArgsFrameIndex(FuncInfo->getRegSaveFrameIndex());
2465       } else {
2466         // For X86-64, if there are vararg parameters that are passed via
2467         // registers, then we must store them to their spots on the stack so
2468         // they may be loaded by deferencing the result of va_next.
2469         FuncInfo->setVarArgsGPOffset(NumIntRegs * 8);
2470         FuncInfo->setVarArgsFPOffset(TotalNumIntRegs * 8 + NumXMMRegs * 16);
2471         FuncInfo->setRegSaveFrameIndex(
2472           MFI->CreateStackObject(TotalNumIntRegs * 8 + TotalNumXMMRegs * 16, 16,
2473                                false));
2474       }
2475
2476       // Store the integer parameter registers.
2477       SmallVector<SDValue, 8> MemOps;
2478       SDValue RSFIN = DAG.getFrameIndex(FuncInfo->getRegSaveFrameIndex(),
2479                                         getPointerTy());
2480       unsigned Offset = FuncInfo->getVarArgsGPOffset();
2481       for (; NumIntRegs != TotalNumIntRegs; ++NumIntRegs) {
2482         SDValue FIN = DAG.getNode(ISD::ADD, dl, getPointerTy(), RSFIN,
2483                                   DAG.getIntPtrConstant(Offset));
2484         unsigned VReg = MF.addLiveIn(GPR64ArgRegs[NumIntRegs],
2485                                      &X86::GR64RegClass);
2486         SDValue Val = DAG.getCopyFromReg(Chain, dl, VReg, MVT::i64);
2487         SDValue Store =
2488           DAG.getStore(Val.getValue(1), dl, Val, FIN,
2489                        MachinePointerInfo::getFixedStack(
2490                          FuncInfo->getRegSaveFrameIndex(), Offset),
2491                        false, false, 0);
2492         MemOps.push_back(Store);
2493         Offset += 8;
2494       }
2495
2496       if (TotalNumXMMRegs != 0 && NumXMMRegs != TotalNumXMMRegs) {
2497         // Now store the XMM (fp + vector) parameter registers.
2498         SmallVector<SDValue, 12> SaveXMMOps;
2499         SaveXMMOps.push_back(Chain);
2500
2501         unsigned AL = MF.addLiveIn(X86::AL, &X86::GR8RegClass);
2502         SDValue ALVal = DAG.getCopyFromReg(DAG.getEntryNode(), dl, AL, MVT::i8);
2503         SaveXMMOps.push_back(ALVal);
2504
2505         SaveXMMOps.push_back(DAG.getIntPtrConstant(
2506                                FuncInfo->getRegSaveFrameIndex()));
2507         SaveXMMOps.push_back(DAG.getIntPtrConstant(
2508                                FuncInfo->getVarArgsFPOffset()));
2509
2510         for (; NumXMMRegs != TotalNumXMMRegs; ++NumXMMRegs) {
2511           unsigned VReg = MF.addLiveIn(XMMArgRegs64Bit[NumXMMRegs],
2512                                        &X86::VR128RegClass);
2513           SDValue Val = DAG.getCopyFromReg(Chain, dl, VReg, MVT::v4f32);
2514           SaveXMMOps.push_back(Val);
2515         }
2516         MemOps.push_back(DAG.getNode(X86ISD::VASTART_SAVE_XMM_REGS, dl,
2517                                      MVT::Other, SaveXMMOps));
2518       }
2519
2520       if (!MemOps.empty())
2521         Chain = DAG.getNode(ISD::TokenFactor, dl, MVT::Other, MemOps);
2522     }
2523   }
2524
2525   // Some CCs need callee pop.
2526   if (X86::isCalleePop(CallConv, Is64Bit, isVarArg,
2527                        MF.getTarget().Options.GuaranteedTailCallOpt)) {
2528     FuncInfo->setBytesToPopOnReturn(StackSize); // Callee pops everything.
2529   } else {
2530     FuncInfo->setBytesToPopOnReturn(0); // Callee pops nothing.
2531     // If this is an sret function, the return should pop the hidden pointer.
2532     if (!Is64Bit && !IsTailCallConvention(CallConv) &&
2533         !Subtarget->getTargetTriple().isOSMSVCRT() &&
2534         argsAreStructReturn(Ins) == StackStructReturn)
2535       FuncInfo->setBytesToPopOnReturn(4);
2536   }
2537
2538   if (!Is64Bit) {
2539     // RegSaveFrameIndex is X86-64 only.
2540     FuncInfo->setRegSaveFrameIndex(0xAAAAAAA);
2541     if (CallConv == CallingConv::X86_FastCall ||
2542         CallConv == CallingConv::X86_ThisCall)
2543       // fastcc functions can't have varargs.
2544       FuncInfo->setVarArgsFrameIndex(0xAAAAAAA);
2545   }
2546
2547   FuncInfo->setArgumentStackSize(StackSize);
2548
2549   return Chain;
2550 }
2551
2552 SDValue
2553 X86TargetLowering::LowerMemOpCallTo(SDValue Chain,
2554                                     SDValue StackPtr, SDValue Arg,
2555                                     SDLoc dl, SelectionDAG &DAG,
2556                                     const CCValAssign &VA,
2557                                     ISD::ArgFlagsTy Flags) const {
2558   unsigned LocMemOffset = VA.getLocMemOffset();
2559   SDValue PtrOff = DAG.getIntPtrConstant(LocMemOffset);
2560   PtrOff = DAG.getNode(ISD::ADD, dl, getPointerTy(), StackPtr, PtrOff);
2561   if (Flags.isByVal())
2562     return CreateCopyOfByValArgument(Arg, PtrOff, Chain, Flags, DAG, dl);
2563
2564   return DAG.getStore(Chain, dl, Arg, PtrOff,
2565                       MachinePointerInfo::getStack(LocMemOffset),
2566                       false, false, 0);
2567 }
2568
2569 /// EmitTailCallLoadRetAddr - Emit a load of return address if tail call
2570 /// optimization is performed and it is required.
2571 SDValue
2572 X86TargetLowering::EmitTailCallLoadRetAddr(SelectionDAG &DAG,
2573                                            SDValue &OutRetAddr, SDValue Chain,
2574                                            bool IsTailCall, bool Is64Bit,
2575                                            int FPDiff, SDLoc dl) const {
2576   // Adjust the Return address stack slot.
2577   EVT VT = getPointerTy();
2578   OutRetAddr = getReturnAddressFrameIndex(DAG);
2579
2580   // Load the "old" Return address.
2581   OutRetAddr = DAG.getLoad(VT, dl, Chain, OutRetAddr, MachinePointerInfo(),
2582                            false, false, false, 0);
2583   return SDValue(OutRetAddr.getNode(), 1);
2584 }
2585
2586 /// EmitTailCallStoreRetAddr - Emit a store of the return address if tail call
2587 /// optimization is performed and it is required (FPDiff!=0).
2588 static SDValue EmitTailCallStoreRetAddr(SelectionDAG &DAG, MachineFunction &MF,
2589                                         SDValue Chain, SDValue RetAddrFrIdx,
2590                                         EVT PtrVT, unsigned SlotSize,
2591                                         int FPDiff, SDLoc dl) {
2592   // Store the return address to the appropriate stack slot.
2593   if (!FPDiff) return Chain;
2594   // Calculate the new stack slot for the return address.
2595   int NewReturnAddrFI =
2596     MF.getFrameInfo()->CreateFixedObject(SlotSize, (int64_t)FPDiff - SlotSize,
2597                                          false);
2598   SDValue NewRetAddrFrIdx = DAG.getFrameIndex(NewReturnAddrFI, PtrVT);
2599   Chain = DAG.getStore(Chain, dl, RetAddrFrIdx, NewRetAddrFrIdx,
2600                        MachinePointerInfo::getFixedStack(NewReturnAddrFI),
2601                        false, false, 0);
2602   return Chain;
2603 }
2604
2605 SDValue
2606 X86TargetLowering::LowerCall(TargetLowering::CallLoweringInfo &CLI,
2607                              SmallVectorImpl<SDValue> &InVals) const {
2608   SelectionDAG &DAG                     = CLI.DAG;
2609   SDLoc &dl                             = CLI.DL;
2610   SmallVectorImpl<ISD::OutputArg> &Outs = CLI.Outs;
2611   SmallVectorImpl<SDValue> &OutVals     = CLI.OutVals;
2612   SmallVectorImpl<ISD::InputArg> &Ins   = CLI.Ins;
2613   SDValue Chain                         = CLI.Chain;
2614   SDValue Callee                        = CLI.Callee;
2615   CallingConv::ID CallConv              = CLI.CallConv;
2616   bool &isTailCall                      = CLI.IsTailCall;
2617   bool isVarArg                         = CLI.IsVarArg;
2618
2619   MachineFunction &MF = DAG.getMachineFunction();
2620   bool Is64Bit        = Subtarget->is64Bit();
2621   bool IsWin64        = Subtarget->isCallingConvWin64(CallConv);
2622   StructReturnType SR = callIsStructReturn(Outs);
2623   bool IsSibcall      = false;
2624
2625   if (MF.getTarget().Options.DisableTailCalls)
2626     isTailCall = false;
2627
2628   bool IsMustTail = CLI.CS && CLI.CS->isMustTailCall();
2629   if (IsMustTail) {
2630     // Force this to be a tail call.  The verifier rules are enough to ensure
2631     // that we can lower this successfully without moving the return address
2632     // around.
2633     isTailCall = true;
2634   } else if (isTailCall) {
2635     // Check if it's really possible to do a tail call.
2636     isTailCall = IsEligibleForTailCallOptimization(Callee, CallConv,
2637                     isVarArg, SR != NotStructReturn,
2638                     MF.getFunction()->hasStructRetAttr(), CLI.RetTy,
2639                     Outs, OutVals, Ins, DAG);
2640
2641     // Sibcalls are automatically detected tailcalls which do not require
2642     // ABI changes.
2643     if (!MF.getTarget().Options.GuaranteedTailCallOpt && isTailCall)
2644       IsSibcall = true;
2645
2646     if (isTailCall)
2647       ++NumTailCalls;
2648   }
2649
2650   assert(!(isVarArg && IsTailCallConvention(CallConv)) &&
2651          "Var args not supported with calling convention fastcc, ghc or hipe");
2652
2653   // Analyze operands of the call, assigning locations to each operand.
2654   SmallVector<CCValAssign, 16> ArgLocs;
2655   CCState CCInfo(CallConv, isVarArg, MF, ArgLocs, *DAG.getContext());
2656
2657   // Allocate shadow area for Win64
2658   if (IsWin64)
2659     CCInfo.AllocateStack(32, 8);
2660
2661   CCInfo.AnalyzeCallOperands(Outs, CC_X86);
2662
2663   // Get a count of how many bytes are to be pushed on the stack.
2664   unsigned NumBytes = CCInfo.getNextStackOffset();
2665   if (IsSibcall)
2666     // This is a sibcall. The memory operands are available in caller's
2667     // own caller's stack.
2668     NumBytes = 0;
2669   else if (MF.getTarget().Options.GuaranteedTailCallOpt &&
2670            IsTailCallConvention(CallConv))
2671     NumBytes = GetAlignedArgumentStackSize(NumBytes, DAG);
2672
2673   int FPDiff = 0;
2674   if (isTailCall && !IsSibcall && !IsMustTail) {
2675     // Lower arguments at fp - stackoffset + fpdiff.
2676     X86MachineFunctionInfo *X86Info = MF.getInfo<X86MachineFunctionInfo>();
2677     unsigned NumBytesCallerPushed = X86Info->getBytesToPopOnReturn();
2678
2679     FPDiff = NumBytesCallerPushed - NumBytes;
2680
2681     // Set the delta of movement of the returnaddr stackslot.
2682     // But only set if delta is greater than previous delta.
2683     if (FPDiff < X86Info->getTCReturnAddrDelta())
2684       X86Info->setTCReturnAddrDelta(FPDiff);
2685   }
2686
2687   unsigned NumBytesToPush = NumBytes;
2688   unsigned NumBytesToPop = NumBytes;
2689
2690   // If we have an inalloca argument, all stack space has already been allocated
2691   // for us and be right at the top of the stack.  We don't support multiple
2692   // arguments passed in memory when using inalloca.
2693   if (!Outs.empty() && Outs.back().Flags.isInAlloca()) {
2694     NumBytesToPush = 0;
2695     if (!ArgLocs.back().isMemLoc())
2696       report_fatal_error("cannot use inalloca attribute on a register "
2697                          "parameter");
2698     if (ArgLocs.back().getLocMemOffset() != 0)
2699       report_fatal_error("any parameter with the inalloca attribute must be "
2700                          "the only memory argument");
2701   }
2702
2703   if (!IsSibcall)
2704     Chain = DAG.getCALLSEQ_START(
2705         Chain, DAG.getIntPtrConstant(NumBytesToPush, true), dl);
2706
2707   SDValue RetAddrFrIdx;
2708   // Load return address for tail calls.
2709   if (isTailCall && FPDiff)
2710     Chain = EmitTailCallLoadRetAddr(DAG, RetAddrFrIdx, Chain, isTailCall,
2711                                     Is64Bit, FPDiff, dl);
2712
2713   SmallVector<std::pair<unsigned, SDValue>, 8> RegsToPass;
2714   SmallVector<SDValue, 8> MemOpChains;
2715   SDValue StackPtr;
2716
2717   // Walk the register/memloc assignments, inserting copies/loads.  In the case
2718   // of tail call optimization arguments are handle later.
2719   const X86RegisterInfo *RegInfo = static_cast<const X86RegisterInfo *>(
2720       DAG.getSubtarget().getRegisterInfo());
2721   for (unsigned i = 0, e = ArgLocs.size(); i != e; ++i) {
2722     // Skip inalloca arguments, they have already been written.
2723     ISD::ArgFlagsTy Flags = Outs[i].Flags;
2724     if (Flags.isInAlloca())
2725       continue;
2726
2727     CCValAssign &VA = ArgLocs[i];
2728     EVT RegVT = VA.getLocVT();
2729     SDValue Arg = OutVals[i];
2730     bool isByVal = Flags.isByVal();
2731
2732     // Promote the value if needed.
2733     switch (VA.getLocInfo()) {
2734     default: llvm_unreachable("Unknown loc info!");
2735     case CCValAssign::Full: break;
2736     case CCValAssign::SExt:
2737       Arg = DAG.getNode(ISD::SIGN_EXTEND, dl, RegVT, Arg);
2738       break;
2739     case CCValAssign::ZExt:
2740       Arg = DAG.getNode(ISD::ZERO_EXTEND, dl, RegVT, Arg);
2741       break;
2742     case CCValAssign::AExt:
2743       if (RegVT.is128BitVector()) {
2744         // Special case: passing MMX values in XMM registers.
2745         Arg = DAG.getNode(ISD::BITCAST, dl, MVT::i64, Arg);
2746         Arg = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, MVT::v2i64, Arg);
2747         Arg = getMOVL(DAG, dl, MVT::v2i64, DAG.getUNDEF(MVT::v2i64), Arg);
2748       } else
2749         Arg = DAG.getNode(ISD::ANY_EXTEND, dl, RegVT, Arg);
2750       break;
2751     case CCValAssign::BCvt:
2752       Arg = DAG.getNode(ISD::BITCAST, dl, RegVT, Arg);
2753       break;
2754     case CCValAssign::Indirect: {
2755       // Store the argument.
2756       SDValue SpillSlot = DAG.CreateStackTemporary(VA.getValVT());
2757       int FI = cast<FrameIndexSDNode>(SpillSlot)->getIndex();
2758       Chain = DAG.getStore(Chain, dl, Arg, SpillSlot,
2759                            MachinePointerInfo::getFixedStack(FI),
2760                            false, false, 0);
2761       Arg = SpillSlot;
2762       break;
2763     }
2764     }
2765
2766     if (VA.isRegLoc()) {
2767       RegsToPass.push_back(std::make_pair(VA.getLocReg(), Arg));
2768       if (isVarArg && IsWin64) {
2769         // Win64 ABI requires argument XMM reg to be copied to the corresponding
2770         // shadow reg if callee is a varargs function.
2771         unsigned ShadowReg = 0;
2772         switch (VA.getLocReg()) {
2773         case X86::XMM0: ShadowReg = X86::RCX; break;
2774         case X86::XMM1: ShadowReg = X86::RDX; break;
2775         case X86::XMM2: ShadowReg = X86::R8; break;
2776         case X86::XMM3: ShadowReg = X86::R9; break;
2777         }
2778         if (ShadowReg)
2779           RegsToPass.push_back(std::make_pair(ShadowReg, Arg));
2780       }
2781     } else if (!IsSibcall && (!isTailCall || isByVal)) {
2782       assert(VA.isMemLoc());
2783       if (!StackPtr.getNode())
2784         StackPtr = DAG.getCopyFromReg(Chain, dl, RegInfo->getStackRegister(),
2785                                       getPointerTy());
2786       MemOpChains.push_back(LowerMemOpCallTo(Chain, StackPtr, Arg,
2787                                              dl, DAG, VA, Flags));
2788     }
2789   }
2790
2791   if (!MemOpChains.empty())
2792     Chain = DAG.getNode(ISD::TokenFactor, dl, MVT::Other, MemOpChains);
2793
2794   if (Subtarget->isPICStyleGOT()) {
2795     // ELF / PIC requires GOT in the EBX register before function calls via PLT
2796     // GOT pointer.
2797     if (!isTailCall) {
2798       RegsToPass.push_back(std::make_pair(unsigned(X86::EBX),
2799                DAG.getNode(X86ISD::GlobalBaseReg, SDLoc(), getPointerTy())));
2800     } else {
2801       // If we are tail calling and generating PIC/GOT style code load the
2802       // address of the callee into ECX. The value in ecx is used as target of
2803       // the tail jump. This is done to circumvent the ebx/callee-saved problem
2804       // for tail calls on PIC/GOT architectures. Normally we would just put the
2805       // address of GOT into ebx and then call target@PLT. But for tail calls
2806       // ebx would be restored (since ebx is callee saved) before jumping to the
2807       // target@PLT.
2808
2809       // Note: The actual moving to ECX is done further down.
2810       GlobalAddressSDNode *G = dyn_cast<GlobalAddressSDNode>(Callee);
2811       if (G && !G->getGlobal()->hasHiddenVisibility() &&
2812           !G->getGlobal()->hasProtectedVisibility())
2813         Callee = LowerGlobalAddress(Callee, DAG);
2814       else if (isa<ExternalSymbolSDNode>(Callee))
2815         Callee = LowerExternalSymbol(Callee, DAG);
2816     }
2817   }
2818
2819   if (Is64Bit && isVarArg && !IsWin64) {
2820     // From AMD64 ABI document:
2821     // For calls that may call functions that use varargs or stdargs
2822     // (prototype-less calls or calls to functions containing ellipsis (...) in
2823     // the declaration) %al is used as hidden argument to specify the number
2824     // of SSE registers used. The contents of %al do not need to match exactly
2825     // the number of registers, but must be an ubound on the number of SSE
2826     // registers used and is in the range 0 - 8 inclusive.
2827
2828     // Count the number of XMM registers allocated.
2829     static const MCPhysReg XMMArgRegs[] = {
2830       X86::XMM0, X86::XMM1, X86::XMM2, X86::XMM3,
2831       X86::XMM4, X86::XMM5, X86::XMM6, X86::XMM7
2832     };
2833     unsigned NumXMMRegs = CCInfo.getFirstUnallocated(XMMArgRegs, 8);
2834     assert((Subtarget->hasSSE1() || !NumXMMRegs)
2835            && "SSE registers cannot be used when SSE is disabled");
2836
2837     RegsToPass.push_back(std::make_pair(unsigned(X86::AL),
2838                                         DAG.getConstant(NumXMMRegs, MVT::i8)));
2839   }
2840
2841   // For tail calls lower the arguments to the 'real' stack slots.  Sibcalls
2842   // don't need this because the eligibility check rejects calls that require
2843   // shuffling arguments passed in memory.
2844   if (!IsSibcall && isTailCall) {
2845     // Force all the incoming stack arguments to be loaded from the stack
2846     // before any new outgoing arguments are stored to the stack, because the
2847     // outgoing stack slots may alias the incoming argument stack slots, and
2848     // the alias isn't otherwise explicit. This is slightly more conservative
2849     // than necessary, because it means that each store effectively depends
2850     // on every argument instead of just those arguments it would clobber.
2851     SDValue ArgChain = DAG.getStackArgumentTokenFactor(Chain);
2852
2853     SmallVector<SDValue, 8> MemOpChains2;
2854     SDValue FIN;
2855     int FI = 0;
2856     for (unsigned i = 0, e = ArgLocs.size(); i != e; ++i) {
2857       CCValAssign &VA = ArgLocs[i];
2858       if (VA.isRegLoc())
2859         continue;
2860       assert(VA.isMemLoc());
2861       SDValue Arg = OutVals[i];
2862       ISD::ArgFlagsTy Flags = Outs[i].Flags;
2863       // Skip inalloca arguments.  They don't require any work.
2864       if (Flags.isInAlloca())
2865         continue;
2866       // Create frame index.
2867       int32_t Offset = VA.getLocMemOffset()+FPDiff;
2868       uint32_t OpSize = (VA.getLocVT().getSizeInBits()+7)/8;
2869       FI = MF.getFrameInfo()->CreateFixedObject(OpSize, Offset, true);
2870       FIN = DAG.getFrameIndex(FI, getPointerTy());
2871
2872       if (Flags.isByVal()) {
2873         // Copy relative to framepointer.
2874         SDValue Source = DAG.getIntPtrConstant(VA.getLocMemOffset());
2875         if (!StackPtr.getNode())
2876           StackPtr = DAG.getCopyFromReg(Chain, dl,
2877                                         RegInfo->getStackRegister(),
2878                                         getPointerTy());
2879         Source = DAG.getNode(ISD::ADD, dl, getPointerTy(), StackPtr, Source);
2880
2881         MemOpChains2.push_back(CreateCopyOfByValArgument(Source, FIN,
2882                                                          ArgChain,
2883                                                          Flags, DAG, dl));
2884       } else {
2885         // Store relative to framepointer.
2886         MemOpChains2.push_back(
2887           DAG.getStore(ArgChain, dl, Arg, FIN,
2888                        MachinePointerInfo::getFixedStack(FI),
2889                        false, false, 0));
2890       }
2891     }
2892
2893     if (!MemOpChains2.empty())
2894       Chain = DAG.getNode(ISD::TokenFactor, dl, MVT::Other, MemOpChains2);
2895
2896     // Store the return address to the appropriate stack slot.
2897     Chain = EmitTailCallStoreRetAddr(DAG, MF, Chain, RetAddrFrIdx,
2898                                      getPointerTy(), RegInfo->getSlotSize(),
2899                                      FPDiff, dl);
2900   }
2901
2902   // Build a sequence of copy-to-reg nodes chained together with token chain
2903   // and flag operands which copy the outgoing args into registers.
2904   SDValue InFlag;
2905   for (unsigned i = 0, e = RegsToPass.size(); i != e; ++i) {
2906     Chain = DAG.getCopyToReg(Chain, dl, RegsToPass[i].first,
2907                              RegsToPass[i].second, InFlag);
2908     InFlag = Chain.getValue(1);
2909   }
2910
2911   if (DAG.getTarget().getCodeModel() == CodeModel::Large) {
2912     assert(Is64Bit && "Large code model is only legal in 64-bit mode.");
2913     // In the 64-bit large code model, we have to make all calls
2914     // through a register, since the call instruction's 32-bit
2915     // pc-relative offset may not be large enough to hold the whole
2916     // address.
2917   } else if (GlobalAddressSDNode *G = dyn_cast<GlobalAddressSDNode>(Callee)) {
2918     // If the callee is a GlobalAddress node (quite common, every direct call
2919     // is) turn it into a TargetGlobalAddress node so that legalize doesn't hack
2920     // it.
2921
2922     // We should use extra load for direct calls to dllimported functions in
2923     // non-JIT mode.
2924     const GlobalValue *GV = G->getGlobal();
2925     if (!GV->hasDLLImportStorageClass()) {
2926       unsigned char OpFlags = 0;
2927       bool ExtraLoad = false;
2928       unsigned WrapperKind = ISD::DELETED_NODE;
2929
2930       // On ELF targets, in both X86-64 and X86-32 mode, direct calls to
2931       // external symbols most go through the PLT in PIC mode.  If the symbol
2932       // has hidden or protected visibility, or if it is static or local, then
2933       // we don't need to use the PLT - we can directly call it.
2934       if (Subtarget->isTargetELF() &&
2935           DAG.getTarget().getRelocationModel() == Reloc::PIC_ &&
2936           GV->hasDefaultVisibility() && !GV->hasLocalLinkage()) {
2937         OpFlags = X86II::MO_PLT;
2938       } else if (Subtarget->isPICStyleStubAny() &&
2939                  (GV->isDeclaration() || GV->isWeakForLinker()) &&
2940                  (!Subtarget->getTargetTriple().isMacOSX() ||
2941                   Subtarget->getTargetTriple().isMacOSXVersionLT(10, 5))) {
2942         // PC-relative references to external symbols should go through $stub,
2943         // unless we're building with the leopard linker or later, which
2944         // automatically synthesizes these stubs.
2945         OpFlags = X86II::MO_DARWIN_STUB;
2946       } else if (Subtarget->isPICStyleRIPRel() &&
2947                  isa<Function>(GV) &&
2948                  cast<Function>(GV)->getAttributes().
2949                    hasAttribute(AttributeSet::FunctionIndex,
2950                                 Attribute::NonLazyBind)) {
2951         // If the function is marked as non-lazy, generate an indirect call
2952         // which loads from the GOT directly. This avoids runtime overhead
2953         // at the cost of eager binding (and one extra byte of encoding).
2954         OpFlags = X86II::MO_GOTPCREL;
2955         WrapperKind = X86ISD::WrapperRIP;
2956         ExtraLoad = true;
2957       }
2958
2959       Callee = DAG.getTargetGlobalAddress(GV, dl, getPointerTy(),
2960                                           G->getOffset(), OpFlags);
2961
2962       // Add a wrapper if needed.
2963       if (WrapperKind != ISD::DELETED_NODE)
2964         Callee = DAG.getNode(X86ISD::WrapperRIP, dl, getPointerTy(), Callee);
2965       // Add extra indirection if needed.
2966       if (ExtraLoad)
2967         Callee = DAG.getLoad(getPointerTy(), dl, DAG.getEntryNode(), Callee,
2968                              MachinePointerInfo::getGOT(),
2969                              false, false, false, 0);
2970     }
2971   } else if (ExternalSymbolSDNode *S = dyn_cast<ExternalSymbolSDNode>(Callee)) {
2972     unsigned char OpFlags = 0;
2973
2974     // On ELF targets, in either X86-64 or X86-32 mode, direct calls to
2975     // external symbols should go through the PLT.
2976     if (Subtarget->isTargetELF() &&
2977         DAG.getTarget().getRelocationModel() == Reloc::PIC_) {
2978       OpFlags = X86II::MO_PLT;
2979     } else if (Subtarget->isPICStyleStubAny() &&
2980                (!Subtarget->getTargetTriple().isMacOSX() ||
2981                 Subtarget->getTargetTriple().isMacOSXVersionLT(10, 5))) {
2982       // PC-relative references to external symbols should go through $stub,
2983       // unless we're building with the leopard linker or later, which
2984       // automatically synthesizes these stubs.
2985       OpFlags = X86II::MO_DARWIN_STUB;
2986     }
2987
2988     Callee = DAG.getTargetExternalSymbol(S->getSymbol(), getPointerTy(),
2989                                          OpFlags);
2990   }
2991
2992   // Returns a chain & a flag for retval copy to use.
2993   SDVTList NodeTys = DAG.getVTList(MVT::Other, MVT::Glue);
2994   SmallVector<SDValue, 8> Ops;
2995
2996   if (!IsSibcall && isTailCall) {
2997     Chain = DAG.getCALLSEQ_END(Chain,
2998                                DAG.getIntPtrConstant(NumBytesToPop, true),
2999                                DAG.getIntPtrConstant(0, true), InFlag, dl);
3000     InFlag = Chain.getValue(1);
3001   }
3002
3003   Ops.push_back(Chain);
3004   Ops.push_back(Callee);
3005
3006   if (isTailCall)
3007     Ops.push_back(DAG.getConstant(FPDiff, MVT::i32));
3008
3009   // Add argument registers to the end of the list so that they are known live
3010   // into the call.
3011   for (unsigned i = 0, e = RegsToPass.size(); i != e; ++i)
3012     Ops.push_back(DAG.getRegister(RegsToPass[i].first,
3013                                   RegsToPass[i].second.getValueType()));
3014
3015   // Add a register mask operand representing the call-preserved registers.
3016   const TargetRegisterInfo *TRI = DAG.getSubtarget().getRegisterInfo();
3017   const uint32_t *Mask = TRI->getCallPreservedMask(CallConv);
3018   assert(Mask && "Missing call preserved mask for calling convention");
3019   Ops.push_back(DAG.getRegisterMask(Mask));
3020
3021   if (InFlag.getNode())
3022     Ops.push_back(InFlag);
3023
3024   if (isTailCall) {
3025     // We used to do:
3026     //// If this is the first return lowered for this function, add the regs
3027     //// to the liveout set for the function.
3028     // This isn't right, although it's probably harmless on x86; liveouts
3029     // should be computed from returns not tail calls.  Consider a void
3030     // function making a tail call to a function returning int.
3031     return DAG.getNode(X86ISD::TC_RETURN, dl, NodeTys, Ops);
3032   }
3033
3034   Chain = DAG.getNode(X86ISD::CALL, dl, NodeTys, Ops);
3035   InFlag = Chain.getValue(1);
3036
3037   // Create the CALLSEQ_END node.
3038   unsigned NumBytesForCalleeToPop;
3039   if (X86::isCalleePop(CallConv, Is64Bit, isVarArg,
3040                        DAG.getTarget().Options.GuaranteedTailCallOpt))
3041     NumBytesForCalleeToPop = NumBytes;    // Callee pops everything
3042   else if (!Is64Bit && !IsTailCallConvention(CallConv) &&
3043            !Subtarget->getTargetTriple().isOSMSVCRT() &&
3044            SR == StackStructReturn)
3045     // If this is a call to a struct-return function, the callee
3046     // pops the hidden struct pointer, so we have to push it back.
3047     // This is common for Darwin/X86, Linux & Mingw32 targets.
3048     // For MSVC Win32 targets, the caller pops the hidden struct pointer.
3049     NumBytesForCalleeToPop = 4;
3050   else
3051     NumBytesForCalleeToPop = 0;  // Callee pops nothing.
3052
3053   // Returns a flag for retval copy to use.
3054   if (!IsSibcall) {
3055     Chain = DAG.getCALLSEQ_END(Chain,
3056                                DAG.getIntPtrConstant(NumBytesToPop, true),
3057                                DAG.getIntPtrConstant(NumBytesForCalleeToPop,
3058                                                      true),
3059                                InFlag, dl);
3060     InFlag = Chain.getValue(1);
3061   }
3062
3063   // Handle result values, copying them out of physregs into vregs that we
3064   // return.
3065   return LowerCallResult(Chain, InFlag, CallConv, isVarArg,
3066                          Ins, dl, DAG, InVals);
3067 }
3068
3069 //===----------------------------------------------------------------------===//
3070 //                Fast Calling Convention (tail call) implementation
3071 //===----------------------------------------------------------------------===//
3072
3073 //  Like std call, callee cleans arguments, convention except that ECX is
3074 //  reserved for storing the tail called function address. Only 2 registers are
3075 //  free for argument passing (inreg). Tail call optimization is performed
3076 //  provided:
3077 //                * tailcallopt is enabled
3078 //                * caller/callee are fastcc
3079 //  On X86_64 architecture with GOT-style position independent code only local
3080 //  (within module) calls are supported at the moment.
3081 //  To keep the stack aligned according to platform abi the function
3082 //  GetAlignedArgumentStackSize ensures that argument delta is always multiples
3083 //  of stack alignment. (Dynamic linkers need this - darwin's dyld for example)
3084 //  If a tail called function callee has more arguments than the caller the
3085 //  caller needs to make sure that there is room to move the RETADDR to. This is
3086 //  achieved by reserving an area the size of the argument delta right after the
3087 //  original RETADDR, but before the saved framepointer or the spilled registers
3088 //  e.g. caller(arg1, arg2) calls callee(arg1, arg2,arg3,arg4)
3089 //  stack layout:
3090 //    arg1
3091 //    arg2
3092 //    RETADDR
3093 //    [ new RETADDR
3094 //      move area ]
3095 //    (possible EBP)
3096 //    ESI
3097 //    EDI
3098 //    local1 ..
3099
3100 /// GetAlignedArgumentStackSize - Make the stack size align e.g 16n + 12 aligned
3101 /// for a 16 byte align requirement.
3102 unsigned
3103 X86TargetLowering::GetAlignedArgumentStackSize(unsigned StackSize,
3104                                                SelectionDAG& DAG) const {
3105   MachineFunction &MF = DAG.getMachineFunction();
3106   const TargetMachine &TM = MF.getTarget();
3107   const X86RegisterInfo *RegInfo = static_cast<const X86RegisterInfo *>(
3108       TM.getSubtargetImpl()->getRegisterInfo());
3109   const TargetFrameLowering &TFI = *TM.getSubtargetImpl()->getFrameLowering();
3110   unsigned StackAlignment = TFI.getStackAlignment();
3111   uint64_t AlignMask = StackAlignment - 1;
3112   int64_t Offset = StackSize;
3113   unsigned SlotSize = RegInfo->getSlotSize();
3114   if ( (Offset & AlignMask) <= (StackAlignment - SlotSize) ) {
3115     // Number smaller than 12 so just add the difference.
3116     Offset += ((StackAlignment - SlotSize) - (Offset & AlignMask));
3117   } else {
3118     // Mask out lower bits, add stackalignment once plus the 12 bytes.
3119     Offset = ((~AlignMask) & Offset) + StackAlignment +
3120       (StackAlignment-SlotSize);
3121   }
3122   return Offset;
3123 }
3124
3125 /// MatchingStackOffset - Return true if the given stack call argument is
3126 /// already available in the same position (relatively) of the caller's
3127 /// incoming argument stack.
3128 static
3129 bool MatchingStackOffset(SDValue Arg, unsigned Offset, ISD::ArgFlagsTy Flags,
3130                          MachineFrameInfo *MFI, const MachineRegisterInfo *MRI,
3131                          const X86InstrInfo *TII) {
3132   unsigned Bytes = Arg.getValueType().getSizeInBits() / 8;
3133   int FI = INT_MAX;
3134   if (Arg.getOpcode() == ISD::CopyFromReg) {
3135     unsigned VR = cast<RegisterSDNode>(Arg.getOperand(1))->getReg();
3136     if (!TargetRegisterInfo::isVirtualRegister(VR))
3137       return false;
3138     MachineInstr *Def = MRI->getVRegDef(VR);
3139     if (!Def)
3140       return false;
3141     if (!Flags.isByVal()) {
3142       if (!TII->isLoadFromStackSlot(Def, FI))
3143         return false;
3144     } else {
3145       unsigned Opcode = Def->getOpcode();
3146       if ((Opcode == X86::LEA32r || Opcode == X86::LEA64r) &&
3147           Def->getOperand(1).isFI()) {
3148         FI = Def->getOperand(1).getIndex();
3149         Bytes = Flags.getByValSize();
3150       } else
3151         return false;
3152     }
3153   } else if (LoadSDNode *Ld = dyn_cast<LoadSDNode>(Arg)) {
3154     if (Flags.isByVal())
3155       // ByVal argument is passed in as a pointer but it's now being
3156       // dereferenced. e.g.
3157       // define @foo(%struct.X* %A) {
3158       //   tail call @bar(%struct.X* byval %A)
3159       // }
3160       return false;
3161     SDValue Ptr = Ld->getBasePtr();
3162     FrameIndexSDNode *FINode = dyn_cast<FrameIndexSDNode>(Ptr);
3163     if (!FINode)
3164       return false;
3165     FI = FINode->getIndex();
3166   } else if (Arg.getOpcode() == ISD::FrameIndex && Flags.isByVal()) {
3167     FrameIndexSDNode *FINode = cast<FrameIndexSDNode>(Arg);
3168     FI = FINode->getIndex();
3169     Bytes = Flags.getByValSize();
3170   } else
3171     return false;
3172
3173   assert(FI != INT_MAX);
3174   if (!MFI->isFixedObjectIndex(FI))
3175     return false;
3176   return Offset == MFI->getObjectOffset(FI) && Bytes == MFI->getObjectSize(FI);
3177 }
3178
3179 /// IsEligibleForTailCallOptimization - Check whether the call is eligible
3180 /// for tail call optimization. Targets which want to do tail call
3181 /// optimization should implement this function.
3182 bool
3183 X86TargetLowering::IsEligibleForTailCallOptimization(SDValue Callee,
3184                                                      CallingConv::ID CalleeCC,
3185                                                      bool isVarArg,
3186                                                      bool isCalleeStructRet,
3187                                                      bool isCallerStructRet,
3188                                                      Type *RetTy,
3189                                     const SmallVectorImpl<ISD::OutputArg> &Outs,
3190                                     const SmallVectorImpl<SDValue> &OutVals,
3191                                     const SmallVectorImpl<ISD::InputArg> &Ins,
3192                                                      SelectionDAG &DAG) const {
3193   if (!IsTailCallConvention(CalleeCC) && !IsCCallConvention(CalleeCC))
3194     return false;
3195
3196   // If -tailcallopt is specified, make fastcc functions tail-callable.
3197   const MachineFunction &MF = DAG.getMachineFunction();
3198   const Function *CallerF = MF.getFunction();
3199
3200   // If the function return type is x86_fp80 and the callee return type is not,
3201   // then the FP_EXTEND of the call result is not a nop. It's not safe to
3202   // perform a tailcall optimization here.
3203   if (CallerF->getReturnType()->isX86_FP80Ty() && !RetTy->isX86_FP80Ty())
3204     return false;
3205
3206   CallingConv::ID CallerCC = CallerF->getCallingConv();
3207   bool CCMatch = CallerCC == CalleeCC;
3208   bool IsCalleeWin64 = Subtarget->isCallingConvWin64(CalleeCC);
3209   bool IsCallerWin64 = Subtarget->isCallingConvWin64(CallerCC);
3210
3211   if (DAG.getTarget().Options.GuaranteedTailCallOpt) {
3212     if (IsTailCallConvention(CalleeCC) && CCMatch)
3213       return true;
3214     return false;
3215   }
3216
3217   // Look for obvious safe cases to perform tail call optimization that do not
3218   // require ABI changes. This is what gcc calls sibcall.
3219
3220   // Can't do sibcall if stack needs to be dynamically re-aligned. PEI needs to
3221   // emit a special epilogue.
3222   const X86RegisterInfo *RegInfo = static_cast<const X86RegisterInfo *>(
3223       DAG.getSubtarget().getRegisterInfo());
3224   if (RegInfo->needsStackRealignment(MF))
3225     return false;
3226
3227   // Also avoid sibcall optimization if either caller or callee uses struct
3228   // return semantics.
3229   if (isCalleeStructRet || isCallerStructRet)
3230     return false;
3231
3232   // An stdcall/thiscall caller is expected to clean up its arguments; the
3233   // callee isn't going to do that.
3234   // FIXME: this is more restrictive than needed. We could produce a tailcall
3235   // when the stack adjustment matches. For example, with a thiscall that takes
3236   // only one argument.
3237   if (!CCMatch && (CallerCC == CallingConv::X86_StdCall ||
3238                    CallerCC == CallingConv::X86_ThisCall))
3239     return false;
3240
3241   // Do not sibcall optimize vararg calls unless all arguments are passed via
3242   // registers.
3243   if (isVarArg && !Outs.empty()) {
3244
3245     // Optimizing for varargs on Win64 is unlikely to be safe without
3246     // additional testing.
3247     if (IsCalleeWin64 || IsCallerWin64)
3248       return false;
3249
3250     SmallVector<CCValAssign, 16> ArgLocs;
3251     CCState CCInfo(CalleeCC, isVarArg, DAG.getMachineFunction(), ArgLocs,
3252                    *DAG.getContext());
3253
3254     CCInfo.AnalyzeCallOperands(Outs, CC_X86);
3255     for (unsigned i = 0, e = ArgLocs.size(); i != e; ++i)
3256       if (!ArgLocs[i].isRegLoc())
3257         return false;
3258   }
3259
3260   // If the call result is in ST0 / ST1, it needs to be popped off the x87
3261   // stack.  Therefore, if it's not used by the call it is not safe to optimize
3262   // this into a sibcall.
3263   bool Unused = false;
3264   for (unsigned i = 0, e = Ins.size(); i != e; ++i) {
3265     if (!Ins[i].Used) {
3266       Unused = true;
3267       break;
3268     }
3269   }
3270   if (Unused) {
3271     SmallVector<CCValAssign, 16> RVLocs;
3272     CCState CCInfo(CalleeCC, false, DAG.getMachineFunction(), RVLocs,
3273                    *DAG.getContext());
3274     CCInfo.AnalyzeCallResult(Ins, RetCC_X86);
3275     for (unsigned i = 0, e = RVLocs.size(); i != e; ++i) {
3276       CCValAssign &VA = RVLocs[i];
3277       if (VA.getLocReg() == X86::FP0 || VA.getLocReg() == X86::FP1)
3278         return false;
3279     }
3280   }
3281
3282   // If the calling conventions do not match, then we'd better make sure the
3283   // results are returned in the same way as what the caller expects.
3284   if (!CCMatch) {
3285     SmallVector<CCValAssign, 16> RVLocs1;
3286     CCState CCInfo1(CalleeCC, false, DAG.getMachineFunction(), RVLocs1,
3287                     *DAG.getContext());
3288     CCInfo1.AnalyzeCallResult(Ins, RetCC_X86);
3289
3290     SmallVector<CCValAssign, 16> RVLocs2;
3291     CCState CCInfo2(CallerCC, false, DAG.getMachineFunction(), RVLocs2,
3292                     *DAG.getContext());
3293     CCInfo2.AnalyzeCallResult(Ins, RetCC_X86);
3294
3295     if (RVLocs1.size() != RVLocs2.size())
3296       return false;
3297     for (unsigned i = 0, e = RVLocs1.size(); i != e; ++i) {
3298       if (RVLocs1[i].isRegLoc() != RVLocs2[i].isRegLoc())
3299         return false;
3300       if (RVLocs1[i].getLocInfo() != RVLocs2[i].getLocInfo())
3301         return false;
3302       if (RVLocs1[i].isRegLoc()) {
3303         if (RVLocs1[i].getLocReg() != RVLocs2[i].getLocReg())
3304           return false;
3305       } else {
3306         if (RVLocs1[i].getLocMemOffset() != RVLocs2[i].getLocMemOffset())
3307           return false;
3308       }
3309     }
3310   }
3311
3312   // If the callee takes no arguments then go on to check the results of the
3313   // call.
3314   if (!Outs.empty()) {
3315     // Check if stack adjustment is needed. For now, do not do this if any
3316     // argument is passed on the stack.
3317     SmallVector<CCValAssign, 16> ArgLocs;
3318     CCState CCInfo(CalleeCC, isVarArg, DAG.getMachineFunction(), ArgLocs,
3319                    *DAG.getContext());
3320
3321     // Allocate shadow area for Win64
3322     if (IsCalleeWin64)
3323       CCInfo.AllocateStack(32, 8);
3324
3325     CCInfo.AnalyzeCallOperands(Outs, CC_X86);
3326     if (CCInfo.getNextStackOffset()) {
3327       MachineFunction &MF = DAG.getMachineFunction();
3328       if (MF.getInfo<X86MachineFunctionInfo>()->getBytesToPopOnReturn())
3329         return false;
3330
3331       // Check if the arguments are already laid out in the right way as
3332       // the caller's fixed stack objects.
3333       MachineFrameInfo *MFI = MF.getFrameInfo();
3334       const MachineRegisterInfo *MRI = &MF.getRegInfo();
3335       const X86InstrInfo *TII =
3336           static_cast<const X86InstrInfo *>(DAG.getSubtarget().getInstrInfo());
3337       for (unsigned i = 0, e = ArgLocs.size(); i != e; ++i) {
3338         CCValAssign &VA = ArgLocs[i];
3339         SDValue Arg = OutVals[i];
3340         ISD::ArgFlagsTy Flags = Outs[i].Flags;
3341         if (VA.getLocInfo() == CCValAssign::Indirect)
3342           return false;
3343         if (!VA.isRegLoc()) {
3344           if (!MatchingStackOffset(Arg, VA.getLocMemOffset(), Flags,
3345                                    MFI, MRI, TII))
3346             return false;
3347         }
3348       }
3349     }
3350
3351     // If the tailcall address may be in a register, then make sure it's
3352     // possible to register allocate for it. In 32-bit, the call address can
3353     // only target EAX, EDX, or ECX since the tail call must be scheduled after
3354     // callee-saved registers are restored. These happen to be the same
3355     // registers used to pass 'inreg' arguments so watch out for those.
3356     if (!Subtarget->is64Bit() &&
3357         ((!isa<GlobalAddressSDNode>(Callee) &&
3358           !isa<ExternalSymbolSDNode>(Callee)) ||
3359          DAG.getTarget().getRelocationModel() == Reloc::PIC_)) {
3360       unsigned NumInRegs = 0;
3361       // In PIC we need an extra register to formulate the address computation
3362       // for the callee.
3363       unsigned MaxInRegs =
3364         (DAG.getTarget().getRelocationModel() == Reloc::PIC_) ? 2 : 3;
3365
3366       for (unsigned i = 0, e = ArgLocs.size(); i != e; ++i) {
3367         CCValAssign &VA = ArgLocs[i];
3368         if (!VA.isRegLoc())
3369           continue;
3370         unsigned Reg = VA.getLocReg();
3371         switch (Reg) {
3372         default: break;
3373         case X86::EAX: case X86::EDX: case X86::ECX:
3374           if (++NumInRegs == MaxInRegs)
3375             return false;
3376           break;
3377         }
3378       }
3379     }
3380   }
3381
3382   return true;
3383 }
3384
3385 FastISel *
3386 X86TargetLowering::createFastISel(FunctionLoweringInfo &funcInfo,
3387                                   const TargetLibraryInfo *libInfo) const {
3388   return X86::createFastISel(funcInfo, libInfo);
3389 }
3390
3391 //===----------------------------------------------------------------------===//
3392 //                           Other Lowering Hooks
3393 //===----------------------------------------------------------------------===//
3394
3395 static bool MayFoldLoad(SDValue Op) {
3396   return Op.hasOneUse() && ISD::isNormalLoad(Op.getNode());
3397 }
3398
3399 static bool MayFoldIntoStore(SDValue Op) {
3400   return Op.hasOneUse() && ISD::isNormalStore(*Op.getNode()->use_begin());
3401 }
3402
3403 static bool isTargetShuffle(unsigned Opcode) {
3404   switch(Opcode) {
3405   default: return false;
3406   case X86ISD::PSHUFB:
3407   case X86ISD::PSHUFD:
3408   case X86ISD::PSHUFHW:
3409   case X86ISD::PSHUFLW:
3410   case X86ISD::SHUFP:
3411   case X86ISD::PALIGNR:
3412   case X86ISD::MOVLHPS:
3413   case X86ISD::MOVLHPD:
3414   case X86ISD::MOVHLPS:
3415   case X86ISD::MOVLPS:
3416   case X86ISD::MOVLPD:
3417   case X86ISD::MOVSHDUP:
3418   case X86ISD::MOVSLDUP:
3419   case X86ISD::MOVDDUP:
3420   case X86ISD::MOVSS:
3421   case X86ISD::MOVSD:
3422   case X86ISD::UNPCKL:
3423   case X86ISD::UNPCKH:
3424   case X86ISD::VPERMILP:
3425   case X86ISD::VPERM2X128:
3426   case X86ISD::VPERMI:
3427     return true;
3428   }
3429 }
3430
3431 static SDValue getTargetShuffleNode(unsigned Opc, SDLoc dl, EVT VT,
3432                                     SDValue V1, SelectionDAG &DAG) {
3433   switch(Opc) {
3434   default: llvm_unreachable("Unknown x86 shuffle node");
3435   case X86ISD::MOVSHDUP:
3436   case X86ISD::MOVSLDUP:
3437   case X86ISD::MOVDDUP:
3438     return DAG.getNode(Opc, dl, VT, V1);
3439   }
3440 }
3441
3442 static SDValue getTargetShuffleNode(unsigned Opc, SDLoc dl, EVT VT,
3443                                     SDValue V1, unsigned TargetMask,
3444                                     SelectionDAG &DAG) {
3445   switch(Opc) {
3446   default: llvm_unreachable("Unknown x86 shuffle node");
3447   case X86ISD::PSHUFD:
3448   case X86ISD::PSHUFHW:
3449   case X86ISD::PSHUFLW:
3450   case X86ISD::VPERMILP:
3451   case X86ISD::VPERMI:
3452     return DAG.getNode(Opc, dl, VT, V1, DAG.getConstant(TargetMask, MVT::i8));
3453   }
3454 }
3455
3456 static SDValue getTargetShuffleNode(unsigned Opc, SDLoc dl, EVT VT,
3457                                     SDValue V1, SDValue V2, unsigned TargetMask,
3458                                     SelectionDAG &DAG) {
3459   switch(Opc) {
3460   default: llvm_unreachable("Unknown x86 shuffle node");
3461   case X86ISD::PALIGNR:
3462   case X86ISD::VALIGN:
3463   case X86ISD::SHUFP:
3464   case X86ISD::VPERM2X128:
3465     return DAG.getNode(Opc, dl, VT, V1, V2,
3466                        DAG.getConstant(TargetMask, MVT::i8));
3467   }
3468 }
3469
3470 static SDValue getTargetShuffleNode(unsigned Opc, SDLoc dl, EVT VT,
3471                                     SDValue V1, SDValue V2, SelectionDAG &DAG) {
3472   switch(Opc) {
3473   default: llvm_unreachable("Unknown x86 shuffle node");
3474   case X86ISD::MOVLHPS:
3475   case X86ISD::MOVLHPD:
3476   case X86ISD::MOVHLPS:
3477   case X86ISD::MOVLPS:
3478   case X86ISD::MOVLPD:
3479   case X86ISD::MOVSS:
3480   case X86ISD::MOVSD:
3481   case X86ISD::UNPCKL:
3482   case X86ISD::UNPCKH:
3483     return DAG.getNode(Opc, dl, VT, V1, V2);
3484   }
3485 }
3486
3487 SDValue X86TargetLowering::getReturnAddressFrameIndex(SelectionDAG &DAG) const {
3488   MachineFunction &MF = DAG.getMachineFunction();
3489   const X86RegisterInfo *RegInfo = static_cast<const X86RegisterInfo *>(
3490       DAG.getSubtarget().getRegisterInfo());
3491   X86MachineFunctionInfo *FuncInfo = MF.getInfo<X86MachineFunctionInfo>();
3492   int ReturnAddrIndex = FuncInfo->getRAIndex();
3493
3494   if (ReturnAddrIndex == 0) {
3495     // Set up a frame object for the return address.
3496     unsigned SlotSize = RegInfo->getSlotSize();
3497     ReturnAddrIndex = MF.getFrameInfo()->CreateFixedObject(SlotSize,
3498                                                            -(int64_t)SlotSize,
3499                                                            false);
3500     FuncInfo->setRAIndex(ReturnAddrIndex);
3501   }
3502
3503   return DAG.getFrameIndex(ReturnAddrIndex, getPointerTy());
3504 }
3505
3506 bool X86::isOffsetSuitableForCodeModel(int64_t Offset, CodeModel::Model M,
3507                                        bool hasSymbolicDisplacement) {
3508   // Offset should fit into 32 bit immediate field.
3509   if (!isInt<32>(Offset))
3510     return false;
3511
3512   // If we don't have a symbolic displacement - we don't have any extra
3513   // restrictions.
3514   if (!hasSymbolicDisplacement)
3515     return true;
3516
3517   // FIXME: Some tweaks might be needed for medium code model.
3518   if (M != CodeModel::Small && M != CodeModel::Kernel)
3519     return false;
3520
3521   // For small code model we assume that latest object is 16MB before end of 31
3522   // bits boundary. We may also accept pretty large negative constants knowing
3523   // that all objects are in the positive half of address space.
3524   if (M == CodeModel::Small && Offset < 16*1024*1024)
3525     return true;
3526
3527   // For kernel code model we know that all object resist in the negative half
3528   // of 32bits address space. We may not accept negative offsets, since they may
3529   // be just off and we may accept pretty large positive ones.
3530   if (M == CodeModel::Kernel && Offset > 0)
3531     return true;
3532
3533   return false;
3534 }
3535
3536 /// isCalleePop - Determines whether the callee is required to pop its
3537 /// own arguments. Callee pop is necessary to support tail calls.
3538 bool X86::isCalleePop(CallingConv::ID CallingConv,
3539                       bool is64Bit, bool IsVarArg, bool TailCallOpt) {
3540   if (IsVarArg)
3541     return false;
3542
3543   switch (CallingConv) {
3544   default:
3545     return false;
3546   case CallingConv::X86_StdCall:
3547     return !is64Bit;
3548   case CallingConv::X86_FastCall:
3549     return !is64Bit;
3550   case CallingConv::X86_ThisCall:
3551     return !is64Bit;
3552   case CallingConv::Fast:
3553     return TailCallOpt;
3554   case CallingConv::GHC:
3555     return TailCallOpt;
3556   case CallingConv::HiPE:
3557     return TailCallOpt;
3558   }
3559 }
3560
3561 /// \brief Return true if the condition is an unsigned comparison operation.
3562 static bool isX86CCUnsigned(unsigned X86CC) {
3563   switch (X86CC) {
3564   default: llvm_unreachable("Invalid integer condition!");
3565   case X86::COND_E:     return true;
3566   case X86::COND_G:     return false;
3567   case X86::COND_GE:    return false;
3568   case X86::COND_L:     return false;
3569   case X86::COND_LE:    return false;
3570   case X86::COND_NE:    return true;
3571   case X86::COND_B:     return true;
3572   case X86::COND_A:     return true;
3573   case X86::COND_BE:    return true;
3574   case X86::COND_AE:    return true;
3575   }
3576   llvm_unreachable("covered switch fell through?!");
3577 }
3578
3579 /// TranslateX86CC - do a one to one translation of a ISD::CondCode to the X86
3580 /// specific condition code, returning the condition code and the LHS/RHS of the
3581 /// comparison to make.
3582 static unsigned TranslateX86CC(ISD::CondCode SetCCOpcode, bool isFP,
3583                                SDValue &LHS, SDValue &RHS, SelectionDAG &DAG) {
3584   if (!isFP) {
3585     if (ConstantSDNode *RHSC = dyn_cast<ConstantSDNode>(RHS)) {
3586       if (SetCCOpcode == ISD::SETGT && RHSC->isAllOnesValue()) {
3587         // X > -1   -> X == 0, jump !sign.
3588         RHS = DAG.getConstant(0, RHS.getValueType());
3589         return X86::COND_NS;
3590       }
3591       if (SetCCOpcode == ISD::SETLT && RHSC->isNullValue()) {
3592         // X < 0   -> X == 0, jump on sign.
3593         return X86::COND_S;
3594       }
3595       if (SetCCOpcode == ISD::SETLT && RHSC->getZExtValue() == 1) {
3596         // X < 1   -> X <= 0
3597         RHS = DAG.getConstant(0, RHS.getValueType());
3598         return X86::COND_LE;
3599       }
3600     }
3601
3602     switch (SetCCOpcode) {
3603     default: llvm_unreachable("Invalid integer condition!");
3604     case ISD::SETEQ:  return X86::COND_E;
3605     case ISD::SETGT:  return X86::COND_G;
3606     case ISD::SETGE:  return X86::COND_GE;
3607     case ISD::SETLT:  return X86::COND_L;
3608     case ISD::SETLE:  return X86::COND_LE;
3609     case ISD::SETNE:  return X86::COND_NE;
3610     case ISD::SETULT: return X86::COND_B;
3611     case ISD::SETUGT: return X86::COND_A;
3612     case ISD::SETULE: return X86::COND_BE;
3613     case ISD::SETUGE: return X86::COND_AE;
3614     }
3615   }
3616
3617   // First determine if it is required or is profitable to flip the operands.
3618
3619   // If LHS is a foldable load, but RHS is not, flip the condition.
3620   if (ISD::isNON_EXTLoad(LHS.getNode()) &&
3621       !ISD::isNON_EXTLoad(RHS.getNode())) {
3622     SetCCOpcode = getSetCCSwappedOperands(SetCCOpcode);
3623     std::swap(LHS, RHS);
3624   }
3625
3626   switch (SetCCOpcode) {
3627   default: break;
3628   case ISD::SETOLT:
3629   case ISD::SETOLE:
3630   case ISD::SETUGT:
3631   case ISD::SETUGE:
3632     std::swap(LHS, RHS);
3633     break;
3634   }
3635
3636   // On a floating point condition, the flags are set as follows:
3637   // ZF  PF  CF   op
3638   //  0 | 0 | 0 | X > Y
3639   //  0 | 0 | 1 | X < Y
3640   //  1 | 0 | 0 | X == Y
3641   //  1 | 1 | 1 | unordered
3642   switch (SetCCOpcode) {
3643   default: llvm_unreachable("Condcode should be pre-legalized away");
3644   case ISD::SETUEQ:
3645   case ISD::SETEQ:   return X86::COND_E;
3646   case ISD::SETOLT:              // flipped
3647   case ISD::SETOGT:
3648   case ISD::SETGT:   return X86::COND_A;
3649   case ISD::SETOLE:              // flipped
3650   case ISD::SETOGE:
3651   case ISD::SETGE:   return X86::COND_AE;
3652   case ISD::SETUGT:              // flipped
3653   case ISD::SETULT:
3654   case ISD::SETLT:   return X86::COND_B;
3655   case ISD::SETUGE:              // flipped
3656   case ISD::SETULE:
3657   case ISD::SETLE:   return X86::COND_BE;
3658   case ISD::SETONE:
3659   case ISD::SETNE:   return X86::COND_NE;
3660   case ISD::SETUO:   return X86::COND_P;
3661   case ISD::SETO:    return X86::COND_NP;
3662   case ISD::SETOEQ:
3663   case ISD::SETUNE:  return X86::COND_INVALID;
3664   }
3665 }
3666
3667 /// hasFPCMov - is there a floating point cmov for the specific X86 condition
3668 /// code. Current x86 isa includes the following FP cmov instructions:
3669 /// fcmovb, fcomvbe, fcomve, fcmovu, fcmovae, fcmova, fcmovne, fcmovnu.
3670 static bool hasFPCMov(unsigned X86CC) {
3671   switch (X86CC) {
3672   default:
3673     return false;
3674   case X86::COND_B:
3675   case X86::COND_BE:
3676   case X86::COND_E:
3677   case X86::COND_P:
3678   case X86::COND_A:
3679   case X86::COND_AE:
3680   case X86::COND_NE:
3681   case X86::COND_NP:
3682     return true;
3683   }
3684 }
3685
3686 /// isFPImmLegal - Returns true if the target can instruction select the
3687 /// specified FP immediate natively. If false, the legalizer will
3688 /// materialize the FP immediate as a load from a constant pool.
3689 bool X86TargetLowering::isFPImmLegal(const APFloat &Imm, EVT VT) const {
3690   for (unsigned i = 0, e = LegalFPImmediates.size(); i != e; ++i) {
3691     if (Imm.bitwiseIsEqual(LegalFPImmediates[i]))
3692       return true;
3693   }
3694   return false;
3695 }
3696
3697 /// \brief Returns true if it is beneficial to convert a load of a constant
3698 /// to just the constant itself.
3699 bool X86TargetLowering::shouldConvertConstantLoadToIntImm(const APInt &Imm,
3700                                                           Type *Ty) const {
3701   assert(Ty->isIntegerTy());
3702
3703   unsigned BitSize = Ty->getPrimitiveSizeInBits();
3704   if (BitSize == 0 || BitSize > 64)
3705     return false;
3706   return true;
3707 }
3708
3709 /// isUndefOrInRange - Return true if Val is undef or if its value falls within
3710 /// the specified range (L, H].
3711 static bool isUndefOrInRange(int Val, int Low, int Hi) {
3712   return (Val < 0) || (Val >= Low && Val < Hi);
3713 }
3714
3715 /// isUndefOrEqual - Val is either less than zero (undef) or equal to the
3716 /// specified value.
3717 static bool isUndefOrEqual(int Val, int CmpVal) {
3718   return (Val < 0 || Val == CmpVal);
3719 }
3720
3721 /// isSequentialOrUndefInRange - Return true if every element in Mask, beginning
3722 /// from position Pos and ending in Pos+Size, falls within the specified
3723 /// sequential range (L, L+Pos]. or is undef.
3724 static bool isSequentialOrUndefInRange(ArrayRef<int> Mask,
3725                                        unsigned Pos, unsigned Size, int Low) {
3726   for (unsigned i = Pos, e = Pos+Size; i != e; ++i, ++Low)
3727     if (!isUndefOrEqual(Mask[i], Low))
3728       return false;
3729   return true;
3730 }
3731
3732 /// isPSHUFDMask - Return true if the node specifies a shuffle of elements that
3733 /// is suitable for input to PSHUFD or PSHUFW.  That is, it doesn't reference
3734 /// the second operand.
3735 static bool isPSHUFDMask(ArrayRef<int> Mask, MVT VT) {
3736   if (VT == MVT::v4f32 || VT == MVT::v4i32 )
3737     return (Mask[0] < 4 && Mask[1] < 4 && Mask[2] < 4 && Mask[3] < 4);
3738   if (VT == MVT::v2f64 || VT == MVT::v2i64)
3739     return (Mask[0] < 2 && Mask[1] < 2);
3740   return false;
3741 }
3742
3743 /// isPSHUFHWMask - Return true if the node specifies a shuffle of elements that
3744 /// is suitable for input to PSHUFHW.
3745 static bool isPSHUFHWMask(ArrayRef<int> Mask, MVT VT, bool HasInt256) {
3746   if (VT != MVT::v8i16 && (!HasInt256 || VT != MVT::v16i16))
3747     return false;
3748
3749   // Lower quadword copied in order or undef.
3750   if (!isSequentialOrUndefInRange(Mask, 0, 4, 0))
3751     return false;
3752
3753   // Upper quadword shuffled.
3754   for (unsigned i = 4; i != 8; ++i)
3755     if (!isUndefOrInRange(Mask[i], 4, 8))
3756       return false;
3757
3758   if (VT == MVT::v16i16) {
3759     // Lower quadword copied in order or undef.
3760     if (!isSequentialOrUndefInRange(Mask, 8, 4, 8))
3761       return false;
3762
3763     // Upper quadword shuffled.
3764     for (unsigned i = 12; i != 16; ++i)
3765       if (!isUndefOrInRange(Mask[i], 12, 16))
3766         return false;
3767   }
3768
3769   return true;
3770 }
3771
3772 /// isPSHUFLWMask - Return true if the node specifies a shuffle of elements that
3773 /// is suitable for input to PSHUFLW.
3774 static bool isPSHUFLWMask(ArrayRef<int> Mask, MVT VT, bool HasInt256) {
3775   if (VT != MVT::v8i16 && (!HasInt256 || VT != MVT::v16i16))
3776     return false;
3777
3778   // Upper quadword copied in order.
3779   if (!isSequentialOrUndefInRange(Mask, 4, 4, 4))
3780     return false;
3781
3782   // Lower quadword shuffled.
3783   for (unsigned i = 0; i != 4; ++i)
3784     if (!isUndefOrInRange(Mask[i], 0, 4))
3785       return false;
3786
3787   if (VT == MVT::v16i16) {
3788     // Upper quadword copied in order.
3789     if (!isSequentialOrUndefInRange(Mask, 12, 4, 12))
3790       return false;
3791
3792     // Lower quadword shuffled.
3793     for (unsigned i = 8; i != 12; ++i)
3794       if (!isUndefOrInRange(Mask[i], 8, 12))
3795         return false;
3796   }
3797
3798   return true;
3799 }
3800
3801 /// \brief Return true if the mask specifies a shuffle of elements that is
3802 /// suitable for input to intralane (palignr) or interlane (valign) vector
3803 /// right-shift.
3804 static bool isAlignrMask(ArrayRef<int> Mask, MVT VT, bool InterLane) {
3805   unsigned NumElts = VT.getVectorNumElements();
3806   unsigned NumLanes = InterLane ? 1: VT.getSizeInBits()/128;
3807   unsigned NumLaneElts = NumElts/NumLanes;
3808
3809   // Do not handle 64-bit element shuffles with palignr.
3810   if (NumLaneElts == 2)
3811     return false;
3812
3813   for (unsigned l = 0; l != NumElts; l+=NumLaneElts) {
3814     unsigned i;
3815     for (i = 0; i != NumLaneElts; ++i) {
3816       if (Mask[i+l] >= 0)
3817         break;
3818     }
3819
3820     // Lane is all undef, go to next lane
3821     if (i == NumLaneElts)
3822       continue;
3823
3824     int Start = Mask[i+l];
3825
3826     // Make sure its in this lane in one of the sources
3827     if (!isUndefOrInRange(Start, l, l+NumLaneElts) &&
3828         !isUndefOrInRange(Start, l+NumElts, l+NumElts+NumLaneElts))
3829       return false;
3830
3831     // If not lane 0, then we must match lane 0
3832     if (l != 0 && Mask[i] >= 0 && !isUndefOrEqual(Start, Mask[i]+l))
3833       return false;
3834
3835     // Correct second source to be contiguous with first source
3836     if (Start >= (int)NumElts)
3837       Start -= NumElts - NumLaneElts;
3838
3839     // Make sure we're shifting in the right direction.
3840     if (Start <= (int)(i+l))
3841       return false;
3842
3843     Start -= i;
3844
3845     // Check the rest of the elements to see if they are consecutive.
3846     for (++i; i != NumLaneElts; ++i) {
3847       int Idx = Mask[i+l];
3848
3849       // Make sure its in this lane
3850       if (!isUndefOrInRange(Idx, l, l+NumLaneElts) &&
3851           !isUndefOrInRange(Idx, l+NumElts, l+NumElts+NumLaneElts))
3852         return false;
3853
3854       // If not lane 0, then we must match lane 0
3855       if (l != 0 && Mask[i] >= 0 && !isUndefOrEqual(Idx, Mask[i]+l))
3856         return false;
3857
3858       if (Idx >= (int)NumElts)
3859         Idx -= NumElts - NumLaneElts;
3860
3861       if (!isUndefOrEqual(Idx, Start+i))
3862         return false;
3863
3864     }
3865   }
3866
3867   return true;
3868 }
3869
3870 /// \brief Return true if the node specifies a shuffle of elements that is
3871 /// suitable for input to PALIGNR.
3872 static bool isPALIGNRMask(ArrayRef<int> Mask, MVT VT,
3873                           const X86Subtarget *Subtarget) {
3874   if ((VT.is128BitVector() && !Subtarget->hasSSSE3()) ||
3875       (VT.is256BitVector() && !Subtarget->hasInt256()) ||
3876       VT.is512BitVector())
3877     // FIXME: Add AVX512BW.
3878     return false;
3879
3880   return isAlignrMask(Mask, VT, false);
3881 }
3882
3883 /// \brief Return true if the node specifies a shuffle of elements that is
3884 /// suitable for input to VALIGN.
3885 static bool isVALIGNMask(ArrayRef<int> Mask, MVT VT,
3886                           const X86Subtarget *Subtarget) {
3887   // FIXME: Add AVX512VL.
3888   if (!VT.is512BitVector() || !Subtarget->hasAVX512())
3889     return false;
3890   return isAlignrMask(Mask, VT, true);
3891 }
3892
3893 /// CommuteVectorShuffleMask - Change values in a shuffle permute mask assuming
3894 /// the two vector operands have swapped position.
3895 static void CommuteVectorShuffleMask(SmallVectorImpl<int> &Mask,
3896                                      unsigned NumElems) {
3897   for (unsigned i = 0; i != NumElems; ++i) {
3898     int idx = Mask[i];
3899     if (idx < 0)
3900       continue;
3901     else if (idx < (int)NumElems)
3902       Mask[i] = idx + NumElems;
3903     else
3904       Mask[i] = idx - NumElems;
3905   }
3906 }
3907
3908 /// isSHUFPMask - Return true if the specified VECTOR_SHUFFLE operand
3909 /// specifies a shuffle of elements that is suitable for input to 128/256-bit
3910 /// SHUFPS and SHUFPD. If Commuted is true, then it checks for sources to be
3911 /// reverse of what x86 shuffles want.
3912 static bool isSHUFPMask(ArrayRef<int> Mask, MVT VT, bool Commuted = false) {
3913
3914   unsigned NumElems = VT.getVectorNumElements();
3915   unsigned NumLanes = VT.getSizeInBits()/128;
3916   unsigned NumLaneElems = NumElems/NumLanes;
3917
3918   if (NumLaneElems != 2 && NumLaneElems != 4)
3919     return false;
3920
3921   unsigned EltSize = VT.getVectorElementType().getSizeInBits();
3922   bool symetricMaskRequired =
3923     (VT.getSizeInBits() >= 256) && (EltSize == 32);
3924
3925   // VSHUFPSY divides the resulting vector into 4 chunks.
3926   // The sources are also splitted into 4 chunks, and each destination
3927   // chunk must come from a different source chunk.
3928   //
3929   //  SRC1 =>   X7    X6    X5    X4    X3    X2    X1    X0
3930   //  SRC2 =>   Y7    Y6    Y5    Y4    Y3    Y2    Y1    Y9
3931   //
3932   //  DST  =>  Y7..Y4,   Y7..Y4,   X7..X4,   X7..X4,
3933   //           Y3..Y0,   Y3..Y0,   X3..X0,   X3..X0
3934   //
3935   // VSHUFPDY divides the resulting vector into 4 chunks.
3936   // The sources are also splitted into 4 chunks, and each destination
3937   // chunk must come from a different source chunk.
3938   //
3939   //  SRC1 =>      X3       X2       X1       X0
3940   //  SRC2 =>      Y3       Y2       Y1       Y0
3941   //
3942   //  DST  =>  Y3..Y2,  X3..X2,  Y1..Y0,  X1..X0
3943   //
3944   SmallVector<int, 4> MaskVal(NumLaneElems, -1);
3945   unsigned HalfLaneElems = NumLaneElems/2;
3946   for (unsigned l = 0; l != NumElems; l += NumLaneElems) {
3947     for (unsigned i = 0; i != NumLaneElems; ++i) {
3948       int Idx = Mask[i+l];
3949       unsigned RngStart = l + ((Commuted == (i<HalfLaneElems)) ? NumElems : 0);
3950       if (!isUndefOrInRange(Idx, RngStart, RngStart+NumLaneElems))
3951         return false;
3952       // For VSHUFPSY, the mask of the second half must be the same as the
3953       // first but with the appropriate offsets. This works in the same way as
3954       // VPERMILPS works with masks.
3955       if (!symetricMaskRequired || Idx < 0)
3956         continue;
3957       if (MaskVal[i] < 0) {
3958         MaskVal[i] = Idx - l;
3959         continue;
3960       }
3961       if ((signed)(Idx - l) != MaskVal[i])
3962         return false;
3963     }
3964   }
3965
3966   return true;
3967 }
3968
3969 /// isMOVHLPSMask - Return true if the specified VECTOR_SHUFFLE operand
3970 /// specifies a shuffle of elements that is suitable for input to MOVHLPS.
3971 static bool isMOVHLPSMask(ArrayRef<int> Mask, MVT VT) {
3972   if (!VT.is128BitVector())
3973     return false;
3974
3975   unsigned NumElems = VT.getVectorNumElements();
3976
3977   if (NumElems != 4)
3978     return false;
3979
3980   // Expect bit0 == 6, bit1 == 7, bit2 == 2, bit3 == 3
3981   return isUndefOrEqual(Mask[0], 6) &&
3982          isUndefOrEqual(Mask[1], 7) &&
3983          isUndefOrEqual(Mask[2], 2) &&
3984          isUndefOrEqual(Mask[3], 3);
3985 }
3986
3987 /// isMOVHLPS_v_undef_Mask - Special case of isMOVHLPSMask for canonical form
3988 /// of vector_shuffle v, v, <2, 3, 2, 3>, i.e. vector_shuffle v, undef,
3989 /// <2, 3, 2, 3>
3990 static bool isMOVHLPS_v_undef_Mask(ArrayRef<int> Mask, MVT VT) {
3991   if (!VT.is128BitVector())
3992     return false;
3993
3994   unsigned NumElems = VT.getVectorNumElements();
3995
3996   if (NumElems != 4)
3997     return false;
3998
3999   return isUndefOrEqual(Mask[0], 2) &&
4000          isUndefOrEqual(Mask[1], 3) &&
4001          isUndefOrEqual(Mask[2], 2) &&
4002          isUndefOrEqual(Mask[3], 3);
4003 }
4004
4005 /// isMOVLPMask - Return true if the specified VECTOR_SHUFFLE operand
4006 /// specifies a shuffle of elements that is suitable for input to MOVLP{S|D}.
4007 static bool isMOVLPMask(ArrayRef<int> Mask, MVT VT) {
4008   if (!VT.is128BitVector())
4009     return false;
4010
4011   unsigned NumElems = VT.getVectorNumElements();
4012
4013   if (NumElems != 2 && NumElems != 4)
4014     return false;
4015
4016   for (unsigned i = 0, e = NumElems/2; i != e; ++i)
4017     if (!isUndefOrEqual(Mask[i], i + NumElems))
4018       return false;
4019
4020   for (unsigned i = NumElems/2, e = NumElems; i != e; ++i)
4021     if (!isUndefOrEqual(Mask[i], i))
4022       return false;
4023
4024   return true;
4025 }
4026
4027 /// isMOVLHPSMask - Return true if the specified VECTOR_SHUFFLE operand
4028 /// specifies a shuffle of elements that is suitable for input to MOVLHPS.
4029 static bool isMOVLHPSMask(ArrayRef<int> Mask, MVT VT) {
4030   if (!VT.is128BitVector())
4031     return false;
4032
4033   unsigned NumElems = VT.getVectorNumElements();
4034
4035   if (NumElems != 2 && NumElems != 4)
4036     return false;
4037
4038   for (unsigned i = 0, e = NumElems/2; i != e; ++i)
4039     if (!isUndefOrEqual(Mask[i], i))
4040       return false;
4041
4042   for (unsigned i = 0, e = NumElems/2; i != e; ++i)
4043     if (!isUndefOrEqual(Mask[i + e], i + NumElems))
4044       return false;
4045
4046   return true;
4047 }
4048
4049 /// isINSERTPSMask - Return true if the specified VECTOR_SHUFFLE operand
4050 /// specifies a shuffle of elements that is suitable for input to INSERTPS.
4051 /// i. e: If all but one element come from the same vector.
4052 static bool isINSERTPSMask(ArrayRef<int> Mask, MVT VT) {
4053   // TODO: Deal with AVX's VINSERTPS
4054   if (!VT.is128BitVector() || (VT != MVT::v4f32 && VT != MVT::v4i32))
4055     return false;
4056
4057   unsigned CorrectPosV1 = 0;
4058   unsigned CorrectPosV2 = 0;
4059   for (int i = 0, e = (int)VT.getVectorNumElements(); i != e; ++i) {
4060     if (Mask[i] == -1) {
4061       ++CorrectPosV1;
4062       ++CorrectPosV2;
4063       continue;
4064     }
4065
4066     if (Mask[i] == i)
4067       ++CorrectPosV1;
4068     else if (Mask[i] == i + 4)
4069       ++CorrectPosV2;
4070   }
4071
4072   if (CorrectPosV1 == 3 || CorrectPosV2 == 3)
4073     // We have 3 elements (undefs count as elements from any vector) from one
4074     // vector, and one from another.
4075     return true;
4076
4077   return false;
4078 }
4079
4080 //
4081 // Some special combinations that can be optimized.
4082 //
4083 static
4084 SDValue Compact8x32ShuffleNode(ShuffleVectorSDNode *SVOp,
4085                                SelectionDAG &DAG) {
4086   MVT VT = SVOp->getSimpleValueType(0);
4087   SDLoc dl(SVOp);
4088
4089   if (VT != MVT::v8i32 && VT != MVT::v8f32)
4090     return SDValue();
4091
4092   ArrayRef<int> Mask = SVOp->getMask();
4093
4094   // These are the special masks that may be optimized.
4095   static const int MaskToOptimizeEven[] = {0, 8, 2, 10, 4, 12, 6, 14};
4096   static const int MaskToOptimizeOdd[]  = {1, 9, 3, 11, 5, 13, 7, 15};
4097   bool MatchEvenMask = true;
4098   bool MatchOddMask  = true;
4099   for (int i=0; i<8; ++i) {
4100     if (!isUndefOrEqual(Mask[i], MaskToOptimizeEven[i]))
4101       MatchEvenMask = false;
4102     if (!isUndefOrEqual(Mask[i], MaskToOptimizeOdd[i]))
4103       MatchOddMask = false;
4104   }
4105
4106   if (!MatchEvenMask && !MatchOddMask)
4107     return SDValue();
4108
4109   SDValue UndefNode = DAG.getNode(ISD::UNDEF, dl, VT);
4110
4111   SDValue Op0 = SVOp->getOperand(0);
4112   SDValue Op1 = SVOp->getOperand(1);
4113
4114   if (MatchEvenMask) {
4115     // Shift the second operand right to 32 bits.
4116     static const int ShiftRightMask[] = {-1, 0, -1, 2, -1, 4, -1, 6 };
4117     Op1 = DAG.getVectorShuffle(VT, dl, Op1, UndefNode, ShiftRightMask);
4118   } else {
4119     // Shift the first operand left to 32 bits.
4120     static const int ShiftLeftMask[] = {1, -1, 3, -1, 5, -1, 7, -1 };
4121     Op0 = DAG.getVectorShuffle(VT, dl, Op0, UndefNode, ShiftLeftMask);
4122   }
4123   static const int BlendMask[] = {0, 9, 2, 11, 4, 13, 6, 15};
4124   return DAG.getVectorShuffle(VT, dl, Op0, Op1, BlendMask);
4125 }
4126
4127 /// isUNPCKLMask - Return true if the specified VECTOR_SHUFFLE operand
4128 /// specifies a shuffle of elements that is suitable for input to UNPCKL.
4129 static bool isUNPCKLMask(ArrayRef<int> Mask, MVT VT,
4130                          bool HasInt256, bool V2IsSplat = false) {
4131
4132   assert(VT.getSizeInBits() >= 128 &&
4133          "Unsupported vector type for unpckl");
4134
4135   // AVX defines UNPCK* to operate independently on 128-bit lanes.
4136   unsigned NumLanes;
4137   unsigned NumOf256BitLanes;
4138   unsigned NumElts = VT.getVectorNumElements();
4139   if (VT.is256BitVector()) {
4140     if (NumElts != 4 && NumElts != 8 &&
4141         (!HasInt256 || (NumElts != 16 && NumElts != 32)))
4142     return false;
4143     NumLanes = 2;
4144     NumOf256BitLanes = 1;
4145   } else if (VT.is512BitVector()) {
4146     assert(VT.getScalarType().getSizeInBits() >= 32 &&
4147            "Unsupported vector type for unpckh");
4148     NumLanes = 2;
4149     NumOf256BitLanes = 2;
4150   } else {
4151     NumLanes = 1;
4152     NumOf256BitLanes = 1;
4153   }
4154
4155   unsigned NumEltsInStride = NumElts/NumOf256BitLanes;
4156   unsigned NumLaneElts = NumEltsInStride/NumLanes;
4157
4158   for (unsigned l256 = 0; l256 < NumOf256BitLanes; l256 += 1) {
4159     for (unsigned l = 0; l != NumEltsInStride; l += NumLaneElts) {
4160       for (unsigned i = 0, j = l; i != NumLaneElts; i += 2, ++j) {
4161         int BitI  = Mask[l256*NumEltsInStride+l+i];
4162         int BitI1 = Mask[l256*NumEltsInStride+l+i+1];
4163         if (!isUndefOrEqual(BitI, j+l256*NumElts))
4164           return false;
4165         if (V2IsSplat && !isUndefOrEqual(BitI1, NumElts))
4166           return false;
4167         if (!isUndefOrEqual(BitI1, j+l256*NumElts+NumEltsInStride))
4168           return false;
4169       }
4170     }
4171   }
4172   return true;
4173 }
4174
4175 /// isUNPCKHMask - Return true if the specified VECTOR_SHUFFLE operand
4176 /// specifies a shuffle of elements that is suitable for input to UNPCKH.
4177 static bool isUNPCKHMask(ArrayRef<int> Mask, MVT VT,
4178                          bool HasInt256, bool V2IsSplat = false) {
4179   assert(VT.getSizeInBits() >= 128 &&
4180          "Unsupported vector type for unpckh");
4181
4182   // AVX defines UNPCK* to operate independently on 128-bit lanes.
4183   unsigned NumLanes;
4184   unsigned NumOf256BitLanes;
4185   unsigned NumElts = VT.getVectorNumElements();
4186   if (VT.is256BitVector()) {
4187     if (NumElts != 4 && NumElts != 8 &&
4188         (!HasInt256 || (NumElts != 16 && NumElts != 32)))
4189     return false;
4190     NumLanes = 2;
4191     NumOf256BitLanes = 1;
4192   } else if (VT.is512BitVector()) {
4193     assert(VT.getScalarType().getSizeInBits() >= 32 &&
4194            "Unsupported vector type for unpckh");
4195     NumLanes = 2;
4196     NumOf256BitLanes = 2;
4197   } else {
4198     NumLanes = 1;
4199     NumOf256BitLanes = 1;
4200   }
4201
4202   unsigned NumEltsInStride = NumElts/NumOf256BitLanes;
4203   unsigned NumLaneElts = NumEltsInStride/NumLanes;
4204
4205   for (unsigned l256 = 0; l256 < NumOf256BitLanes; l256 += 1) {
4206     for (unsigned l = 0; l != NumEltsInStride; l += NumLaneElts) {
4207       for (unsigned i = 0, j = l+NumLaneElts/2; i != NumLaneElts; i += 2, ++j) {
4208         int BitI  = Mask[l256*NumEltsInStride+l+i];
4209         int BitI1 = Mask[l256*NumEltsInStride+l+i+1];
4210         if (!isUndefOrEqual(BitI, j+l256*NumElts))
4211           return false;
4212         if (V2IsSplat && !isUndefOrEqual(BitI1, NumElts))
4213           return false;
4214         if (!isUndefOrEqual(BitI1, j+l256*NumElts+NumEltsInStride))
4215           return false;
4216       }
4217     }
4218   }
4219   return true;
4220 }
4221
4222 /// isUNPCKL_v_undef_Mask - Special case of isUNPCKLMask for canonical form
4223 /// of vector_shuffle v, v, <0, 4, 1, 5>, i.e. vector_shuffle v, undef,
4224 /// <0, 0, 1, 1>
4225 static bool isUNPCKL_v_undef_Mask(ArrayRef<int> Mask, MVT VT, bool HasInt256) {
4226   unsigned NumElts = VT.getVectorNumElements();
4227   bool Is256BitVec = VT.is256BitVector();
4228
4229   if (VT.is512BitVector())
4230     return false;
4231   assert((VT.is128BitVector() || VT.is256BitVector()) &&
4232          "Unsupported vector type for unpckh");
4233
4234   if (Is256BitVec && NumElts != 4 && NumElts != 8 &&
4235       (!HasInt256 || (NumElts != 16 && NumElts != 32)))
4236     return false;
4237
4238   // For 256-bit i64/f64, use MOVDDUPY instead, so reject the matching pattern
4239   // FIXME: Need a better way to get rid of this, there's no latency difference
4240   // between UNPCKLPD and MOVDDUP, the later should always be checked first and
4241   // the former later. We should also remove the "_undef" special mask.
4242   if (NumElts == 4 && Is256BitVec)
4243     return false;
4244
4245   // Handle 128 and 256-bit vector lengths. AVX defines UNPCK* to operate
4246   // independently on 128-bit lanes.
4247   unsigned NumLanes = VT.getSizeInBits()/128;
4248   unsigned NumLaneElts = NumElts/NumLanes;
4249
4250   for (unsigned l = 0; l != NumElts; l += NumLaneElts) {
4251     for (unsigned i = 0, j = l; i != NumLaneElts; i += 2, ++j) {
4252       int BitI  = Mask[l+i];
4253       int BitI1 = Mask[l+i+1];
4254
4255       if (!isUndefOrEqual(BitI, j))
4256         return false;
4257       if (!isUndefOrEqual(BitI1, j))
4258         return false;
4259     }
4260   }
4261
4262   return true;
4263 }
4264
4265 /// isUNPCKH_v_undef_Mask - Special case of isUNPCKHMask for canonical form
4266 /// of vector_shuffle v, v, <2, 6, 3, 7>, i.e. vector_shuffle v, undef,
4267 /// <2, 2, 3, 3>
4268 static bool isUNPCKH_v_undef_Mask(ArrayRef<int> Mask, MVT VT, bool HasInt256) {
4269   unsigned NumElts = VT.getVectorNumElements();
4270
4271   if (VT.is512BitVector())
4272     return false;
4273
4274   assert((VT.is128BitVector() || VT.is256BitVector()) &&
4275          "Unsupported vector type for unpckh");
4276
4277   if (VT.is256BitVector() && NumElts != 4 && NumElts != 8 &&
4278       (!HasInt256 || (NumElts != 16 && NumElts != 32)))
4279     return false;
4280
4281   // Handle 128 and 256-bit vector lengths. AVX defines UNPCK* to operate
4282   // independently on 128-bit lanes.
4283   unsigned NumLanes = VT.getSizeInBits()/128;
4284   unsigned NumLaneElts = NumElts/NumLanes;
4285
4286   for (unsigned l = 0; l != NumElts; l += NumLaneElts) {
4287     for (unsigned i = 0, j = l+NumLaneElts/2; i != NumLaneElts; i += 2, ++j) {
4288       int BitI  = Mask[l+i];
4289       int BitI1 = Mask[l+i+1];
4290       if (!isUndefOrEqual(BitI, j))
4291         return false;
4292       if (!isUndefOrEqual(BitI1, j))
4293         return false;
4294     }
4295   }
4296   return true;
4297 }
4298
4299 // Match for INSERTI64x4 INSERTF64x4 instructions (src0[0], src1[0]) or
4300 // (src1[0], src0[1]), manipulation with 256-bit sub-vectors
4301 static bool isINSERT64x4Mask(ArrayRef<int> Mask, MVT VT, unsigned int *Imm) {
4302   if (!VT.is512BitVector())
4303     return false;
4304
4305   unsigned NumElts = VT.getVectorNumElements();
4306   unsigned HalfSize = NumElts/2;
4307   if (isSequentialOrUndefInRange(Mask, 0, HalfSize, 0)) {
4308     if (isSequentialOrUndefInRange(Mask, HalfSize, HalfSize, NumElts)) {
4309       *Imm = 1;
4310       return true;
4311     }
4312   }
4313   if (isSequentialOrUndefInRange(Mask, 0, HalfSize, NumElts)) {
4314     if (isSequentialOrUndefInRange(Mask, HalfSize, HalfSize, HalfSize)) {
4315       *Imm = 0;
4316       return true;
4317     }
4318   }
4319   return false;
4320 }
4321
4322 /// isMOVLMask - Return true if the specified VECTOR_SHUFFLE operand
4323 /// specifies a shuffle of elements that is suitable for input to MOVSS,
4324 /// MOVSD, and MOVD, i.e. setting the lowest element.
4325 static bool isMOVLMask(ArrayRef<int> Mask, EVT VT) {
4326   if (VT.getVectorElementType().getSizeInBits() < 32)
4327     return false;
4328   if (!VT.is128BitVector())
4329     return false;
4330
4331   unsigned NumElts = VT.getVectorNumElements();
4332
4333   if (!isUndefOrEqual(Mask[0], NumElts))
4334     return false;
4335
4336   for (unsigned i = 1; i != NumElts; ++i)
4337     if (!isUndefOrEqual(Mask[i], i))
4338       return false;
4339
4340   return true;
4341 }
4342
4343 /// isVPERM2X128Mask - Match 256-bit shuffles where the elements are considered
4344 /// as permutations between 128-bit chunks or halves. As an example: this
4345 /// shuffle bellow:
4346 ///   vector_shuffle <4, 5, 6, 7, 12, 13, 14, 15>
4347 /// The first half comes from the second half of V1 and the second half from the
4348 /// the second half of V2.
4349 static bool isVPERM2X128Mask(ArrayRef<int> Mask, MVT VT, bool HasFp256) {
4350   if (!HasFp256 || !VT.is256BitVector())
4351     return false;
4352
4353   // The shuffle result is divided into half A and half B. In total the two
4354   // sources have 4 halves, namely: C, D, E, F. The final values of A and
4355   // B must come from C, D, E or F.
4356   unsigned HalfSize = VT.getVectorNumElements()/2;
4357   bool MatchA = false, MatchB = false;
4358
4359   // Check if A comes from one of C, D, E, F.
4360   for (unsigned Half = 0; Half != 4; ++Half) {
4361     if (isSequentialOrUndefInRange(Mask, 0, HalfSize, Half*HalfSize)) {
4362       MatchA = true;
4363       break;
4364     }
4365   }
4366
4367   // Check if B comes from one of C, D, E, F.
4368   for (unsigned Half = 0; Half != 4; ++Half) {
4369     if (isSequentialOrUndefInRange(Mask, HalfSize, HalfSize, Half*HalfSize)) {
4370       MatchB = true;
4371       break;
4372     }
4373   }
4374
4375   return MatchA && MatchB;
4376 }
4377
4378 /// getShuffleVPERM2X128Immediate - Return the appropriate immediate to shuffle
4379 /// the specified VECTOR_MASK mask with VPERM2F128/VPERM2I128 instructions.
4380 static unsigned getShuffleVPERM2X128Immediate(ShuffleVectorSDNode *SVOp) {
4381   MVT VT = SVOp->getSimpleValueType(0);
4382
4383   unsigned HalfSize = VT.getVectorNumElements()/2;
4384
4385   unsigned FstHalf = 0, SndHalf = 0;
4386   for (unsigned i = 0; i < HalfSize; ++i) {
4387     if (SVOp->getMaskElt(i) > 0) {
4388       FstHalf = SVOp->getMaskElt(i)/HalfSize;
4389       break;
4390     }
4391   }
4392   for (unsigned i = HalfSize; i < HalfSize*2; ++i) {
4393     if (SVOp->getMaskElt(i) > 0) {
4394       SndHalf = SVOp->getMaskElt(i)/HalfSize;
4395       break;
4396     }
4397   }
4398
4399   return (FstHalf | (SndHalf << 4));
4400 }
4401
4402 // Symetric in-lane mask. Each lane has 4 elements (for imm8)
4403 static bool isPermImmMask(ArrayRef<int> Mask, MVT VT, unsigned& Imm8) {
4404   unsigned EltSize = VT.getVectorElementType().getSizeInBits();
4405   if (EltSize < 32)
4406     return false;
4407
4408   unsigned NumElts = VT.getVectorNumElements();
4409   Imm8 = 0;
4410   if (VT.is128BitVector() || (VT.is256BitVector() && EltSize == 64)) {
4411     for (unsigned i = 0; i != NumElts; ++i) {
4412       if (Mask[i] < 0)
4413         continue;
4414       Imm8 |= Mask[i] << (i*2);
4415     }
4416     return true;
4417   }
4418
4419   unsigned LaneSize = 4;
4420   SmallVector<int, 4> MaskVal(LaneSize, -1);
4421
4422   for (unsigned l = 0; l != NumElts; l += LaneSize) {
4423     for (unsigned i = 0; i != LaneSize; ++i) {
4424       if (!isUndefOrInRange(Mask[i+l], l, l+LaneSize))
4425         return false;
4426       if (Mask[i+l] < 0)
4427         continue;
4428       if (MaskVal[i] < 0) {
4429         MaskVal[i] = Mask[i+l] - l;
4430         Imm8 |= MaskVal[i] << (i*2);
4431         continue;
4432       }
4433       if (Mask[i+l] != (signed)(MaskVal[i]+l))
4434         return false;
4435     }
4436   }
4437   return true;
4438 }
4439
4440 /// isVPERMILPMask - Return true if the specified VECTOR_SHUFFLE operand
4441 /// specifies a shuffle of elements that is suitable for input to VPERMILPD*.
4442 /// Note that VPERMIL mask matching is different depending whether theunderlying
4443 /// type is 32 or 64. In the VPERMILPS the high half of the mask should point
4444 /// to the same elements of the low, but to the higher half of the source.
4445 /// In VPERMILPD the two lanes could be shuffled independently of each other
4446 /// with the same restriction that lanes can't be crossed. Also handles PSHUFDY.
4447 static bool isVPERMILPMask(ArrayRef<int> Mask, MVT VT) {
4448   unsigned EltSize = VT.getVectorElementType().getSizeInBits();
4449   if (VT.getSizeInBits() < 256 || EltSize < 32)
4450     return false;
4451   bool symetricMaskRequired = (EltSize == 32);
4452   unsigned NumElts = VT.getVectorNumElements();
4453
4454   unsigned NumLanes = VT.getSizeInBits()/128;
4455   unsigned LaneSize = NumElts/NumLanes;
4456   // 2 or 4 elements in one lane
4457
4458   SmallVector<int, 4> ExpectedMaskVal(LaneSize, -1);
4459   for (unsigned l = 0; l != NumElts; l += LaneSize) {
4460     for (unsigned i = 0; i != LaneSize; ++i) {
4461       if (!isUndefOrInRange(Mask[i+l], l, l+LaneSize))
4462         return false;
4463       if (symetricMaskRequired) {
4464         if (ExpectedMaskVal[i] < 0 && Mask[i+l] >= 0) {
4465           ExpectedMaskVal[i] = Mask[i+l] - l;
4466           continue;
4467         }
4468         if (!isUndefOrEqual(Mask[i+l], ExpectedMaskVal[i]+l))
4469           return false;
4470       }
4471     }
4472   }
4473   return true;
4474 }
4475
4476 /// isCommutedMOVLMask - Returns true if the shuffle mask is except the reverse
4477 /// of what x86 movss want. X86 movs requires the lowest  element to be lowest
4478 /// element of vector 2 and the other elements to come from vector 1 in order.
4479 static bool isCommutedMOVLMask(ArrayRef<int> Mask, MVT VT,
4480                                bool V2IsSplat = false, bool V2IsUndef = false) {
4481   if (!VT.is128BitVector())
4482     return false;
4483
4484   unsigned NumOps = VT.getVectorNumElements();
4485   if (NumOps != 2 && NumOps != 4 && NumOps != 8 && NumOps != 16)
4486     return false;
4487
4488   if (!isUndefOrEqual(Mask[0], 0))
4489     return false;
4490
4491   for (unsigned i = 1; i != NumOps; ++i)
4492     if (!(isUndefOrEqual(Mask[i], i+NumOps) ||
4493           (V2IsUndef && isUndefOrInRange(Mask[i], NumOps, NumOps*2)) ||
4494           (V2IsSplat && isUndefOrEqual(Mask[i], NumOps))))
4495       return false;
4496
4497   return true;
4498 }
4499
4500 /// isMOVSHDUPMask - Return true if the specified VECTOR_SHUFFLE operand
4501 /// specifies a shuffle of elements that is suitable for input to MOVSHDUP.
4502 /// Masks to match: <1, 1, 3, 3> or <1, 1, 3, 3, 5, 5, 7, 7>
4503 static bool isMOVSHDUPMask(ArrayRef<int> Mask, MVT VT,
4504                            const X86Subtarget *Subtarget) {
4505   if (!Subtarget->hasSSE3())
4506     return false;
4507
4508   unsigned NumElems = VT.getVectorNumElements();
4509
4510   if ((VT.is128BitVector() && NumElems != 4) ||
4511       (VT.is256BitVector() && NumElems != 8) ||
4512       (VT.is512BitVector() && NumElems != 16))
4513     return false;
4514
4515   // "i+1" is the value the indexed mask element must have
4516   for (unsigned i = 0; i != NumElems; i += 2)
4517     if (!isUndefOrEqual(Mask[i], i+1) ||
4518         !isUndefOrEqual(Mask[i+1], i+1))
4519       return false;
4520
4521   return true;
4522 }
4523
4524 /// isMOVSLDUPMask - Return true if the specified VECTOR_SHUFFLE operand
4525 /// specifies a shuffle of elements that is suitable for input to MOVSLDUP.
4526 /// Masks to match: <0, 0, 2, 2> or <0, 0, 2, 2, 4, 4, 6, 6>
4527 static bool isMOVSLDUPMask(ArrayRef<int> Mask, MVT VT,
4528                            const X86Subtarget *Subtarget) {
4529   if (!Subtarget->hasSSE3())
4530     return false;
4531
4532   unsigned NumElems = VT.getVectorNumElements();
4533
4534   if ((VT.is128BitVector() && NumElems != 4) ||
4535       (VT.is256BitVector() && NumElems != 8) ||
4536       (VT.is512BitVector() && NumElems != 16))
4537     return false;
4538
4539   // "i" is the value the indexed mask element must have
4540   for (unsigned i = 0; i != NumElems; i += 2)
4541     if (!isUndefOrEqual(Mask[i], i) ||
4542         !isUndefOrEqual(Mask[i+1], i))
4543       return false;
4544
4545   return true;
4546 }
4547
4548 /// isMOVDDUPYMask - Return true if the specified VECTOR_SHUFFLE operand
4549 /// specifies a shuffle of elements that is suitable for input to 256-bit
4550 /// version of MOVDDUP.
4551 static bool isMOVDDUPYMask(ArrayRef<int> Mask, MVT VT, bool HasFp256) {
4552   if (!HasFp256 || !VT.is256BitVector())
4553     return false;
4554
4555   unsigned NumElts = VT.getVectorNumElements();
4556   if (NumElts != 4)
4557     return false;
4558
4559   for (unsigned i = 0; i != NumElts/2; ++i)
4560     if (!isUndefOrEqual(Mask[i], 0))
4561       return false;
4562   for (unsigned i = NumElts/2; i != NumElts; ++i)
4563     if (!isUndefOrEqual(Mask[i], NumElts/2))
4564       return false;
4565   return true;
4566 }
4567
4568 /// isMOVDDUPMask - Return true if the specified VECTOR_SHUFFLE operand
4569 /// specifies a shuffle of elements that is suitable for input to 128-bit
4570 /// version of MOVDDUP.
4571 static bool isMOVDDUPMask(ArrayRef<int> Mask, MVT VT) {
4572   if (!VT.is128BitVector())
4573     return false;
4574
4575   unsigned e = VT.getVectorNumElements() / 2;
4576   for (unsigned i = 0; i != e; ++i)
4577     if (!isUndefOrEqual(Mask[i], i))
4578       return false;
4579   for (unsigned i = 0; i != e; ++i)
4580     if (!isUndefOrEqual(Mask[e+i], i))
4581       return false;
4582   return true;
4583 }
4584
4585 /// isVEXTRACTIndex - Return true if the specified
4586 /// EXTRACT_SUBVECTOR operand specifies a vector extract that is
4587 /// suitable for instruction that extract 128 or 256 bit vectors
4588 static bool isVEXTRACTIndex(SDNode *N, unsigned vecWidth) {
4589   assert((vecWidth == 128 || vecWidth == 256) && "Unexpected vector width");
4590   if (!isa<ConstantSDNode>(N->getOperand(1).getNode()))
4591     return false;
4592
4593   // The index should be aligned on a vecWidth-bit boundary.
4594   uint64_t Index =
4595     cast<ConstantSDNode>(N->getOperand(1).getNode())->getZExtValue();
4596
4597   MVT VT = N->getSimpleValueType(0);
4598   unsigned ElSize = VT.getVectorElementType().getSizeInBits();
4599   bool Result = (Index * ElSize) % vecWidth == 0;
4600
4601   return Result;
4602 }
4603
4604 /// isVINSERTIndex - Return true if the specified INSERT_SUBVECTOR
4605 /// operand specifies a subvector insert that is suitable for input to
4606 /// insertion of 128 or 256-bit subvectors
4607 static bool isVINSERTIndex(SDNode *N, unsigned vecWidth) {
4608   assert((vecWidth == 128 || vecWidth == 256) && "Unexpected vector width");
4609   if (!isa<ConstantSDNode>(N->getOperand(2).getNode()))
4610     return false;
4611   // The index should be aligned on a vecWidth-bit boundary.
4612   uint64_t Index =
4613     cast<ConstantSDNode>(N->getOperand(2).getNode())->getZExtValue();
4614
4615   MVT VT = N->getSimpleValueType(0);
4616   unsigned ElSize = VT.getVectorElementType().getSizeInBits();
4617   bool Result = (Index * ElSize) % vecWidth == 0;
4618
4619   return Result;
4620 }
4621
4622 bool X86::isVINSERT128Index(SDNode *N) {
4623   return isVINSERTIndex(N, 128);
4624 }
4625
4626 bool X86::isVINSERT256Index(SDNode *N) {
4627   return isVINSERTIndex(N, 256);
4628 }
4629
4630 bool X86::isVEXTRACT128Index(SDNode *N) {
4631   return isVEXTRACTIndex(N, 128);
4632 }
4633
4634 bool X86::isVEXTRACT256Index(SDNode *N) {
4635   return isVEXTRACTIndex(N, 256);
4636 }
4637
4638 /// getShuffleSHUFImmediate - Return the appropriate immediate to shuffle
4639 /// the specified VECTOR_SHUFFLE mask with PSHUF* and SHUFP* instructions.
4640 /// Handles 128-bit and 256-bit.
4641 static unsigned getShuffleSHUFImmediate(ShuffleVectorSDNode *N) {
4642   MVT VT = N->getSimpleValueType(0);
4643
4644   assert((VT.getSizeInBits() >= 128) &&
4645          "Unsupported vector type for PSHUF/SHUFP");
4646
4647   // Handle 128 and 256-bit vector lengths. AVX defines PSHUF/SHUFP to operate
4648   // independently on 128-bit lanes.
4649   unsigned NumElts = VT.getVectorNumElements();
4650   unsigned NumLanes = VT.getSizeInBits()/128;
4651   unsigned NumLaneElts = NumElts/NumLanes;
4652
4653   assert((NumLaneElts == 2 || NumLaneElts == 4 || NumLaneElts == 8) &&
4654          "Only supports 2, 4 or 8 elements per lane");
4655
4656   unsigned Shift = (NumLaneElts >= 4) ? 1 : 0;
4657   unsigned Mask = 0;
4658   for (unsigned i = 0; i != NumElts; ++i) {
4659     int Elt = N->getMaskElt(i);
4660     if (Elt < 0) continue;
4661     Elt &= NumLaneElts - 1;
4662     unsigned ShAmt = (i << Shift) % 8;
4663     Mask |= Elt << ShAmt;
4664   }
4665
4666   return Mask;
4667 }
4668
4669 /// getShufflePSHUFHWImmediate - Return the appropriate immediate to shuffle
4670 /// the specified VECTOR_SHUFFLE mask with the PSHUFHW instruction.
4671 static unsigned getShufflePSHUFHWImmediate(ShuffleVectorSDNode *N) {
4672   MVT VT = N->getSimpleValueType(0);
4673
4674   assert((VT == MVT::v8i16 || VT == MVT::v16i16) &&
4675          "Unsupported vector type for PSHUFHW");
4676
4677   unsigned NumElts = VT.getVectorNumElements();
4678
4679   unsigned Mask = 0;
4680   for (unsigned l = 0; l != NumElts; l += 8) {
4681     // 8 nodes per lane, but we only care about the last 4.
4682     for (unsigned i = 0; i < 4; ++i) {
4683       int Elt = N->getMaskElt(l+i+4);
4684       if (Elt < 0) continue;
4685       Elt &= 0x3; // only 2-bits.
4686       Mask |= Elt << (i * 2);
4687     }
4688   }
4689
4690   return Mask;
4691 }
4692
4693 /// getShufflePSHUFLWImmediate - Return the appropriate immediate to shuffle
4694 /// the specified VECTOR_SHUFFLE mask with the PSHUFLW instruction.
4695 static unsigned getShufflePSHUFLWImmediate(ShuffleVectorSDNode *N) {
4696   MVT VT = N->getSimpleValueType(0);
4697
4698   assert((VT == MVT::v8i16 || VT == MVT::v16i16) &&
4699          "Unsupported vector type for PSHUFHW");
4700
4701   unsigned NumElts = VT.getVectorNumElements();
4702
4703   unsigned Mask = 0;
4704   for (unsigned l = 0; l != NumElts; l += 8) {
4705     // 8 nodes per lane, but we only care about the first 4.
4706     for (unsigned i = 0; i < 4; ++i) {
4707       int Elt = N->getMaskElt(l+i);
4708       if (Elt < 0) continue;
4709       Elt &= 0x3; // only 2-bits
4710       Mask |= Elt << (i * 2);
4711     }
4712   }
4713
4714   return Mask;
4715 }
4716
4717 /// \brief Return the appropriate immediate to shuffle the specified
4718 /// VECTOR_SHUFFLE mask with the PALIGNR (if InterLane is false) or with
4719 /// VALIGN (if Interlane is true) instructions.
4720 static unsigned getShuffleAlignrImmediate(ShuffleVectorSDNode *SVOp,
4721                                            bool InterLane) {
4722   MVT VT = SVOp->getSimpleValueType(0);
4723   unsigned EltSize = InterLane ? 1 :
4724     VT.getVectorElementType().getSizeInBits() >> 3;
4725
4726   unsigned NumElts = VT.getVectorNumElements();
4727   unsigned NumLanes = VT.is512BitVector() ? 1 : VT.getSizeInBits()/128;
4728   unsigned NumLaneElts = NumElts/NumLanes;
4729
4730   int Val = 0;
4731   unsigned i;
4732   for (i = 0; i != NumElts; ++i) {
4733     Val = SVOp->getMaskElt(i);
4734     if (Val >= 0)
4735       break;
4736   }
4737   if (Val >= (int)NumElts)
4738     Val -= NumElts - NumLaneElts;
4739
4740   assert(Val - i > 0 && "PALIGNR imm should be positive");
4741   return (Val - i) * EltSize;
4742 }
4743
4744 /// \brief Return the appropriate immediate to shuffle the specified
4745 /// VECTOR_SHUFFLE mask with the PALIGNR instruction.
4746 static unsigned getShufflePALIGNRImmediate(ShuffleVectorSDNode *SVOp) {
4747   return getShuffleAlignrImmediate(SVOp, false);
4748 }
4749
4750 /// \brief Return the appropriate immediate to shuffle the specified
4751 /// VECTOR_SHUFFLE mask with the VALIGN instruction.
4752 static unsigned getShuffleVALIGNImmediate(ShuffleVectorSDNode *SVOp) {
4753   return getShuffleAlignrImmediate(SVOp, true);
4754 }
4755
4756
4757 static unsigned getExtractVEXTRACTImmediate(SDNode *N, unsigned vecWidth) {
4758   assert((vecWidth == 128 || vecWidth == 256) && "Unsupported vector width");
4759   if (!isa<ConstantSDNode>(N->getOperand(1).getNode()))
4760     llvm_unreachable("Illegal extract subvector for VEXTRACT");
4761
4762   uint64_t Index =
4763     cast<ConstantSDNode>(N->getOperand(1).getNode())->getZExtValue();
4764
4765   MVT VecVT = N->getOperand(0).getSimpleValueType();
4766   MVT ElVT = VecVT.getVectorElementType();
4767
4768   unsigned NumElemsPerChunk = vecWidth / ElVT.getSizeInBits();
4769   return Index / NumElemsPerChunk;
4770 }
4771
4772 static unsigned getInsertVINSERTImmediate(SDNode *N, unsigned vecWidth) {
4773   assert((vecWidth == 128 || vecWidth == 256) && "Unsupported vector width");
4774   if (!isa<ConstantSDNode>(N->getOperand(2).getNode()))
4775     llvm_unreachable("Illegal insert subvector for VINSERT");
4776
4777   uint64_t Index =
4778     cast<ConstantSDNode>(N->getOperand(2).getNode())->getZExtValue();
4779
4780   MVT VecVT = N->getSimpleValueType(0);
4781   MVT ElVT = VecVT.getVectorElementType();
4782
4783   unsigned NumElemsPerChunk = vecWidth / ElVT.getSizeInBits();
4784   return Index / NumElemsPerChunk;
4785 }
4786
4787 /// getExtractVEXTRACT128Immediate - Return the appropriate immediate
4788 /// to extract the specified EXTRACT_SUBVECTOR index with VEXTRACTF128
4789 /// and VINSERTI128 instructions.
4790 unsigned X86::getExtractVEXTRACT128Immediate(SDNode *N) {
4791   return getExtractVEXTRACTImmediate(N, 128);
4792 }
4793
4794 /// getExtractVEXTRACT256Immediate - Return the appropriate immediate
4795 /// to extract the specified EXTRACT_SUBVECTOR index with VEXTRACTF64x4
4796 /// and VINSERTI64x4 instructions.
4797 unsigned X86::getExtractVEXTRACT256Immediate(SDNode *N) {
4798   return getExtractVEXTRACTImmediate(N, 256);
4799 }
4800
4801 /// getInsertVINSERT128Immediate - Return the appropriate immediate
4802 /// to insert at the specified INSERT_SUBVECTOR index with VINSERTF128
4803 /// and VINSERTI128 instructions.
4804 unsigned X86::getInsertVINSERT128Immediate(SDNode *N) {
4805   return getInsertVINSERTImmediate(N, 128);
4806 }
4807
4808 /// getInsertVINSERT256Immediate - Return the appropriate immediate
4809 /// to insert at the specified INSERT_SUBVECTOR index with VINSERTF46x4
4810 /// and VINSERTI64x4 instructions.
4811 unsigned X86::getInsertVINSERT256Immediate(SDNode *N) {
4812   return getInsertVINSERTImmediate(N, 256);
4813 }
4814
4815 /// isZero - Returns true if Elt is a constant integer zero
4816 static bool isZero(SDValue V) {
4817   ConstantSDNode *C = dyn_cast<ConstantSDNode>(V);
4818   return C && C->isNullValue();
4819 }
4820
4821 /// isZeroNode - Returns true if Elt is a constant zero or a floating point
4822 /// constant +0.0.
4823 bool X86::isZeroNode(SDValue Elt) {
4824   if (isZero(Elt))
4825     return true;
4826   if (ConstantFPSDNode *CFP = dyn_cast<ConstantFPSDNode>(Elt))
4827     return CFP->getValueAPF().isPosZero();
4828   return false;
4829 }
4830
4831 /// ShouldXformToMOVHLPS - Return true if the node should be transformed to
4832 /// match movhlps. The lower half elements should come from upper half of
4833 /// V1 (and in order), and the upper half elements should come from the upper
4834 /// half of V2 (and in order).
4835 static bool ShouldXformToMOVHLPS(ArrayRef<int> Mask, MVT VT) {
4836   if (!VT.is128BitVector())
4837     return false;
4838   if (VT.getVectorNumElements() != 4)
4839     return false;
4840   for (unsigned i = 0, e = 2; i != e; ++i)
4841     if (!isUndefOrEqual(Mask[i], i+2))
4842       return false;
4843   for (unsigned i = 2; i != 4; ++i)
4844     if (!isUndefOrEqual(Mask[i], i+4))
4845       return false;
4846   return true;
4847 }
4848
4849 /// isScalarLoadToVector - Returns true if the node is a scalar load that
4850 /// is promoted to a vector. It also returns the LoadSDNode by reference if
4851 /// required.
4852 static bool isScalarLoadToVector(SDNode *N, LoadSDNode **LD = nullptr) {
4853   if (N->getOpcode() != ISD::SCALAR_TO_VECTOR)
4854     return false;
4855   N = N->getOperand(0).getNode();
4856   if (!ISD::isNON_EXTLoad(N))
4857     return false;
4858   if (LD)
4859     *LD = cast<LoadSDNode>(N);
4860   return true;
4861 }
4862
4863 // Test whether the given value is a vector value which will be legalized
4864 // into a load.
4865 static bool WillBeConstantPoolLoad(SDNode *N) {
4866   if (N->getOpcode() != ISD::BUILD_VECTOR)
4867     return false;
4868
4869   // Check for any non-constant elements.
4870   for (unsigned i = 0, e = N->getNumOperands(); i != e; ++i)
4871     switch (N->getOperand(i).getNode()->getOpcode()) {
4872     case ISD::UNDEF:
4873     case ISD::ConstantFP:
4874     case ISD::Constant:
4875       break;
4876     default:
4877       return false;
4878     }
4879
4880   // Vectors of all-zeros and all-ones are materialized with special
4881   // instructions rather than being loaded.
4882   return !ISD::isBuildVectorAllZeros(N) &&
4883          !ISD::isBuildVectorAllOnes(N);
4884 }
4885
4886 /// ShouldXformToMOVLP{S|D} - Return true if the node should be transformed to
4887 /// match movlp{s|d}. The lower half elements should come from lower half of
4888 /// V1 (and in order), and the upper half elements should come from the upper
4889 /// half of V2 (and in order). And since V1 will become the source of the
4890 /// MOVLP, it must be either a vector load or a scalar load to vector.
4891 static bool ShouldXformToMOVLP(SDNode *V1, SDNode *V2,
4892                                ArrayRef<int> Mask, MVT VT) {
4893   if (!VT.is128BitVector())
4894     return false;
4895
4896   if (!ISD::isNON_EXTLoad(V1) && !isScalarLoadToVector(V1))
4897     return false;
4898   // Is V2 is a vector load, don't do this transformation. We will try to use
4899   // load folding shufps op.
4900   if (ISD::isNON_EXTLoad(V2) || WillBeConstantPoolLoad(V2))
4901     return false;
4902
4903   unsigned NumElems = VT.getVectorNumElements();
4904
4905   if (NumElems != 2 && NumElems != 4)
4906     return false;
4907   for (unsigned i = 0, e = NumElems/2; i != e; ++i)
4908     if (!isUndefOrEqual(Mask[i], i))
4909       return false;
4910   for (unsigned i = NumElems/2, e = NumElems; i != e; ++i)
4911     if (!isUndefOrEqual(Mask[i], i+NumElems))
4912       return false;
4913   return true;
4914 }
4915
4916 /// isZeroShuffle - Returns true if N is a VECTOR_SHUFFLE that can be resolved
4917 /// to an zero vector.
4918 /// FIXME: move to dag combiner / method on ShuffleVectorSDNode
4919 static bool isZeroShuffle(ShuffleVectorSDNode *N) {
4920   SDValue V1 = N->getOperand(0);
4921   SDValue V2 = N->getOperand(1);
4922   unsigned NumElems = N->getValueType(0).getVectorNumElements();
4923   for (unsigned i = 0; i != NumElems; ++i) {
4924     int Idx = N->getMaskElt(i);
4925     if (Idx >= (int)NumElems) {
4926       unsigned Opc = V2.getOpcode();
4927       if (Opc == ISD::UNDEF || ISD::isBuildVectorAllZeros(V2.getNode()))
4928         continue;
4929       if (Opc != ISD::BUILD_VECTOR ||
4930           !X86::isZeroNode(V2.getOperand(Idx-NumElems)))
4931         return false;
4932     } else if (Idx >= 0) {
4933       unsigned Opc = V1.getOpcode();
4934       if (Opc == ISD::UNDEF || ISD::isBuildVectorAllZeros(V1.getNode()))
4935         continue;
4936       if (Opc != ISD::BUILD_VECTOR ||
4937           !X86::isZeroNode(V1.getOperand(Idx)))
4938         return false;
4939     }
4940   }
4941   return true;
4942 }
4943
4944 /// getZeroVector - Returns a vector of specified type with all zero elements.
4945 ///
4946 static SDValue getZeroVector(EVT VT, const X86Subtarget *Subtarget,
4947                              SelectionDAG &DAG, SDLoc dl) {
4948   assert(VT.isVector() && "Expected a vector type");
4949
4950   // Always build SSE zero vectors as <4 x i32> bitcasted
4951   // to their dest type. This ensures they get CSE'd.
4952   SDValue Vec;
4953   if (VT.is128BitVector()) {  // SSE
4954     if (Subtarget->hasSSE2()) {  // SSE2
4955       SDValue Cst = DAG.getTargetConstant(0, MVT::i32);
4956       Vec = DAG.getNode(ISD::BUILD_VECTOR, dl, MVT::v4i32, Cst, Cst, Cst, Cst);
4957     } else { // SSE1
4958       SDValue Cst = DAG.getTargetConstantFP(+0.0, MVT::f32);
4959       Vec = DAG.getNode(ISD::BUILD_VECTOR, dl, MVT::v4f32, Cst, Cst, Cst, Cst);
4960     }
4961   } else if (VT.is256BitVector()) { // AVX
4962     if (Subtarget->hasInt256()) { // AVX2
4963       SDValue Cst = DAG.getTargetConstant(0, MVT::i32);
4964       SDValue Ops[] = { Cst, Cst, Cst, Cst, Cst, Cst, Cst, Cst };
4965       Vec = DAG.getNode(ISD::BUILD_VECTOR, dl, MVT::v8i32, Ops);
4966     } else {
4967       // 256-bit logic and arithmetic instructions in AVX are all
4968       // floating-point, no support for integer ops. Emit fp zeroed vectors.
4969       SDValue Cst = DAG.getTargetConstantFP(+0.0, MVT::f32);
4970       SDValue Ops[] = { Cst, Cst, Cst, Cst, Cst, Cst, Cst, Cst };
4971       Vec = DAG.getNode(ISD::BUILD_VECTOR, dl, MVT::v8f32, Ops);
4972     }
4973   } else if (VT.is512BitVector()) { // AVX-512
4974       SDValue Cst = DAG.getTargetConstant(0, MVT::i32);
4975       SDValue Ops[] = { Cst, Cst, Cst, Cst, Cst, Cst, Cst, Cst,
4976                         Cst, Cst, Cst, Cst, Cst, Cst, Cst, Cst };
4977       Vec = DAG.getNode(ISD::BUILD_VECTOR, dl, MVT::v16i32, Ops);
4978   } else if (VT.getScalarType() == MVT::i1) {
4979     assert(VT.getVectorNumElements() <= 16 && "Unexpected vector type");
4980     SDValue Cst = DAG.getTargetConstant(0, MVT::i1);
4981     SmallVector<SDValue, 16> Ops(VT.getVectorNumElements(), Cst);
4982     return DAG.getNode(ISD::BUILD_VECTOR, dl, VT, Ops);
4983   } else
4984     llvm_unreachable("Unexpected vector type");
4985
4986   return DAG.getNode(ISD::BITCAST, dl, VT, Vec);
4987 }
4988
4989 /// getOnesVector - Returns a vector of specified type with all bits set.
4990 /// Always build ones vectors as <4 x i32> or <8 x i32>. For 256-bit types with
4991 /// no AVX2 supprt, use two <4 x i32> inserted in a <8 x i32> appropriately.
4992 /// Then bitcast to their original type, ensuring they get CSE'd.
4993 static SDValue getOnesVector(MVT VT, bool HasInt256, SelectionDAG &DAG,
4994                              SDLoc dl) {
4995   assert(VT.isVector() && "Expected a vector type");
4996
4997   SDValue Cst = DAG.getTargetConstant(~0U, MVT::i32);
4998   SDValue Vec;
4999   if (VT.is256BitVector()) {
5000     if (HasInt256) { // AVX2
5001       SDValue Ops[] = { Cst, Cst, Cst, Cst, Cst, Cst, Cst, Cst };
5002       Vec = DAG.getNode(ISD::BUILD_VECTOR, dl, MVT::v8i32, Ops);
5003     } else { // AVX
5004       Vec = DAG.getNode(ISD::BUILD_VECTOR, dl, MVT::v4i32, Cst, Cst, Cst, Cst);
5005       Vec = Concat128BitVectors(Vec, Vec, MVT::v8i32, 8, DAG, dl);
5006     }
5007   } else if (VT.is128BitVector()) {
5008     Vec = DAG.getNode(ISD::BUILD_VECTOR, dl, MVT::v4i32, Cst, Cst, Cst, Cst);
5009   } else
5010     llvm_unreachable("Unexpected vector type");
5011
5012   return DAG.getNode(ISD::BITCAST, dl, VT, Vec);
5013 }
5014
5015 /// NormalizeMask - V2 is a splat, modify the mask (if needed) so all elements
5016 /// that point to V2 points to its first element.
5017 static void NormalizeMask(SmallVectorImpl<int> &Mask, unsigned NumElems) {
5018   for (unsigned i = 0; i != NumElems; ++i) {
5019     if (Mask[i] > (int)NumElems) {
5020       Mask[i] = NumElems;
5021     }
5022   }
5023 }
5024
5025 /// getMOVLMask - Returns a vector_shuffle mask for an movs{s|d}, movd
5026 /// operation of specified width.
5027 static SDValue getMOVL(SelectionDAG &DAG, SDLoc dl, EVT VT, SDValue V1,
5028                        SDValue V2) {
5029   unsigned NumElems = VT.getVectorNumElements();
5030   SmallVector<int, 8> Mask;
5031   Mask.push_back(NumElems);
5032   for (unsigned i = 1; i != NumElems; ++i)
5033     Mask.push_back(i);
5034   return DAG.getVectorShuffle(VT, dl, V1, V2, &Mask[0]);
5035 }
5036
5037 /// getUnpackl - Returns a vector_shuffle node for an unpackl operation.
5038 static SDValue getUnpackl(SelectionDAG &DAG, SDLoc dl, MVT VT, SDValue V1,
5039                           SDValue V2) {
5040   unsigned NumElems = VT.getVectorNumElements();
5041   SmallVector<int, 8> Mask;
5042   for (unsigned i = 0, e = NumElems/2; i != e; ++i) {
5043     Mask.push_back(i);
5044     Mask.push_back(i + NumElems);
5045   }
5046   return DAG.getVectorShuffle(VT, dl, V1, V2, &Mask[0]);
5047 }
5048
5049 /// getUnpackh - Returns a vector_shuffle node for an unpackh operation.
5050 static SDValue getUnpackh(SelectionDAG &DAG, SDLoc dl, MVT VT, SDValue V1,
5051                           SDValue V2) {
5052   unsigned NumElems = VT.getVectorNumElements();
5053   SmallVector<int, 8> Mask;
5054   for (unsigned i = 0, Half = NumElems/2; i != Half; ++i) {
5055     Mask.push_back(i + Half);
5056     Mask.push_back(i + NumElems + Half);
5057   }
5058   return DAG.getVectorShuffle(VT, dl, V1, V2, &Mask[0]);
5059 }
5060
5061 // PromoteSplati8i16 - All i16 and i8 vector types can't be used directly by
5062 // a generic shuffle instruction because the target has no such instructions.
5063 // Generate shuffles which repeat i16 and i8 several times until they can be
5064 // represented by v4f32 and then be manipulated by target suported shuffles.
5065 static SDValue PromoteSplati8i16(SDValue V, SelectionDAG &DAG, int &EltNo) {
5066   MVT VT = V.getSimpleValueType();
5067   int NumElems = VT.getVectorNumElements();
5068   SDLoc dl(V);
5069
5070   while (NumElems > 4) {
5071     if (EltNo < NumElems/2) {
5072       V = getUnpackl(DAG, dl, VT, V, V);
5073     } else {
5074       V = getUnpackh(DAG, dl, VT, V, V);
5075       EltNo -= NumElems/2;
5076     }
5077     NumElems >>= 1;
5078   }
5079   return V;
5080 }
5081
5082 /// getLegalSplat - Generate a legal splat with supported x86 shuffles
5083 static SDValue getLegalSplat(SelectionDAG &DAG, SDValue V, int EltNo) {
5084   MVT VT = V.getSimpleValueType();
5085   SDLoc dl(V);
5086
5087   if (VT.is128BitVector()) {
5088     V = DAG.getNode(ISD::BITCAST, dl, MVT::v4f32, V);
5089     int SplatMask[4] = { EltNo, EltNo, EltNo, EltNo };
5090     V = DAG.getVectorShuffle(MVT::v4f32, dl, V, DAG.getUNDEF(MVT::v4f32),
5091                              &SplatMask[0]);
5092   } else if (VT.is256BitVector()) {
5093     // To use VPERMILPS to splat scalars, the second half of indicies must
5094     // refer to the higher part, which is a duplication of the lower one,
5095     // because VPERMILPS can only handle in-lane permutations.
5096     int SplatMask[8] = { EltNo, EltNo, EltNo, EltNo,
5097                          EltNo+4, EltNo+4, EltNo+4, EltNo+4 };
5098
5099     V = DAG.getNode(ISD::BITCAST, dl, MVT::v8f32, V);
5100     V = DAG.getVectorShuffle(MVT::v8f32, dl, V, DAG.getUNDEF(MVT::v8f32),
5101                              &SplatMask[0]);
5102   } else
5103     llvm_unreachable("Vector size not supported");
5104
5105   return DAG.getNode(ISD::BITCAST, dl, VT, V);
5106 }
5107
5108 /// PromoteSplat - Splat is promoted to target supported vector shuffles.
5109 static SDValue PromoteSplat(ShuffleVectorSDNode *SV, SelectionDAG &DAG) {
5110   MVT SrcVT = SV->getSimpleValueType(0);
5111   SDValue V1 = SV->getOperand(0);
5112   SDLoc dl(SV);
5113
5114   int EltNo = SV->getSplatIndex();
5115   int NumElems = SrcVT.getVectorNumElements();
5116   bool Is256BitVec = SrcVT.is256BitVector();
5117
5118   assert(((SrcVT.is128BitVector() && NumElems > 4) || Is256BitVec) &&
5119          "Unknown how to promote splat for type");
5120
5121   // Extract the 128-bit part containing the splat element and update
5122   // the splat element index when it refers to the higher register.
5123   if (Is256BitVec) {
5124     V1 = Extract128BitVector(V1, EltNo, DAG, dl);
5125     if (EltNo >= NumElems/2)
5126       EltNo -= NumElems/2;
5127   }
5128
5129   // All i16 and i8 vector types can't be used directly by a generic shuffle
5130   // instruction because the target has no such instruction. Generate shuffles
5131   // which repeat i16 and i8 several times until they fit in i32, and then can
5132   // be manipulated by target suported shuffles.
5133   MVT EltVT = SrcVT.getVectorElementType();
5134   if (EltVT == MVT::i8 || EltVT == MVT::i16)
5135     V1 = PromoteSplati8i16(V1, DAG, EltNo);
5136
5137   // Recreate the 256-bit vector and place the same 128-bit vector
5138   // into the low and high part. This is necessary because we want
5139   // to use VPERM* to shuffle the vectors
5140   if (Is256BitVec) {
5141     V1 = DAG.getNode(ISD::CONCAT_VECTORS, dl, SrcVT, V1, V1);
5142   }
5143
5144   return getLegalSplat(DAG, V1, EltNo);
5145 }
5146
5147 /// getShuffleVectorZeroOrUndef - Return a vector_shuffle of the specified
5148 /// vector of zero or undef vector.  This produces a shuffle where the low
5149 /// element of V2 is swizzled into the zero/undef vector, landing at element
5150 /// Idx.  This produces a shuffle mask like 4,1,2,3 (idx=0) or  0,1,2,4 (idx=3).
5151 static SDValue getShuffleVectorZeroOrUndef(SDValue V2, unsigned Idx,
5152                                            bool IsZero,
5153                                            const X86Subtarget *Subtarget,
5154                                            SelectionDAG &DAG) {
5155   MVT VT = V2.getSimpleValueType();
5156   SDValue V1 = IsZero
5157     ? getZeroVector(VT, Subtarget, DAG, SDLoc(V2)) : DAG.getUNDEF(VT);
5158   unsigned NumElems = VT.getVectorNumElements();
5159   SmallVector<int, 16> MaskVec;
5160   for (unsigned i = 0; i != NumElems; ++i)
5161     // If this is the insertion idx, put the low elt of V2 here.
5162     MaskVec.push_back(i == Idx ? NumElems : i);
5163   return DAG.getVectorShuffle(VT, SDLoc(V2), V1, V2, &MaskVec[0]);
5164 }
5165
5166 /// getTargetShuffleMask - Calculates the shuffle mask corresponding to the
5167 /// target specific opcode. Returns true if the Mask could be calculated. Sets
5168 /// IsUnary to true if only uses one source. Note that this will set IsUnary for
5169 /// shuffles which use a single input multiple times, and in those cases it will
5170 /// adjust the mask to only have indices within that single input.
5171 static bool getTargetShuffleMask(SDNode *N, MVT VT,
5172                                  SmallVectorImpl<int> &Mask, bool &IsUnary) {
5173   unsigned NumElems = VT.getVectorNumElements();
5174   SDValue ImmN;
5175
5176   IsUnary = false;
5177   bool IsFakeUnary = false;
5178   switch(N->getOpcode()) {
5179   case X86ISD::SHUFP:
5180     ImmN = N->getOperand(N->getNumOperands()-1);
5181     DecodeSHUFPMask(VT, cast<ConstantSDNode>(ImmN)->getZExtValue(), Mask);
5182     IsUnary = IsFakeUnary = N->getOperand(0) == N->getOperand(1);
5183     break;
5184   case X86ISD::UNPCKH:
5185     DecodeUNPCKHMask(VT, Mask);
5186     IsUnary = IsFakeUnary = N->getOperand(0) == N->getOperand(1);
5187     break;
5188   case X86ISD::UNPCKL:
5189     DecodeUNPCKLMask(VT, Mask);
5190     IsUnary = IsFakeUnary = N->getOperand(0) == N->getOperand(1);
5191     break;
5192   case X86ISD::MOVHLPS:
5193     DecodeMOVHLPSMask(NumElems, Mask);
5194     IsUnary = IsFakeUnary = N->getOperand(0) == N->getOperand(1);
5195     break;
5196   case X86ISD::MOVLHPS:
5197     DecodeMOVLHPSMask(NumElems, Mask);
5198     IsUnary = IsFakeUnary = N->getOperand(0) == N->getOperand(1);
5199     break;
5200   case X86ISD::PALIGNR:
5201     ImmN = N->getOperand(N->getNumOperands()-1);
5202     DecodePALIGNRMask(VT, cast<ConstantSDNode>(ImmN)->getZExtValue(), Mask);
5203     break;
5204   case X86ISD::PSHUFD:
5205   case X86ISD::VPERMILP:
5206     ImmN = N->getOperand(N->getNumOperands()-1);
5207     DecodePSHUFMask(VT, cast<ConstantSDNode>(ImmN)->getZExtValue(), Mask);
5208     IsUnary = true;
5209     break;
5210   case X86ISD::PSHUFHW:
5211     ImmN = N->getOperand(N->getNumOperands()-1);
5212     DecodePSHUFHWMask(VT, cast<ConstantSDNode>(ImmN)->getZExtValue(), Mask);
5213     IsUnary = true;
5214     break;
5215   case X86ISD::PSHUFLW:
5216     ImmN = N->getOperand(N->getNumOperands()-1);
5217     DecodePSHUFLWMask(VT, cast<ConstantSDNode>(ImmN)->getZExtValue(), Mask);
5218     IsUnary = true;
5219     break;
5220   case X86ISD::PSHUFB: {
5221     IsUnary = true;
5222     SDValue MaskNode = N->getOperand(1);
5223     while (MaskNode->getOpcode() == ISD::BITCAST)
5224       MaskNode = MaskNode->getOperand(0);
5225
5226     if (MaskNode->getOpcode() == ISD::BUILD_VECTOR) {
5227       // If we have a build-vector, then things are easy.
5228       EVT VT = MaskNode.getValueType();
5229       assert(VT.isVector() &&
5230              "Can't produce a non-vector with a build_vector!");
5231       if (!VT.isInteger())
5232         return false;
5233
5234       int NumBytesPerElement = VT.getVectorElementType().getSizeInBits() / 8;
5235
5236       SmallVector<uint64_t, 32> RawMask;
5237       for (int i = 0, e = MaskNode->getNumOperands(); i < e; ++i) {
5238         auto *CN = dyn_cast<ConstantSDNode>(MaskNode->getOperand(i));
5239         if (!CN)
5240           return false;
5241         APInt MaskElement = CN->getAPIntValue();
5242
5243         // We now have to decode the element which could be any integer size and
5244         // extract each byte of it.
5245         for (int j = 0; j < NumBytesPerElement; ++j) {
5246           // Note that this is x86 and so always little endian: the low byte is
5247           // the first byte of the mask.
5248           RawMask.push_back(MaskElement.getLoBits(8).getZExtValue());
5249           MaskElement = MaskElement.lshr(8);
5250         }
5251       }
5252       DecodePSHUFBMask(RawMask, Mask);
5253       break;
5254     }
5255
5256     auto *MaskLoad = dyn_cast<LoadSDNode>(MaskNode);
5257     if (!MaskLoad)
5258       return false;
5259
5260     SDValue Ptr = MaskLoad->getBasePtr();
5261     if (Ptr->getOpcode() == X86ISD::Wrapper)
5262       Ptr = Ptr->getOperand(0);
5263
5264     auto *MaskCP = dyn_cast<ConstantPoolSDNode>(Ptr);
5265     if (!MaskCP || MaskCP->isMachineConstantPoolEntry())
5266       return false;
5267
5268     if (auto *C = dyn_cast<ConstantDataSequential>(MaskCP->getConstVal())) {
5269       // FIXME: Support AVX-512 here.
5270       if (!C->getType()->isVectorTy() ||
5271           (C->getNumElements() != 16 && C->getNumElements() != 32))
5272         return false;
5273
5274       assert(C->getType()->isVectorTy() && "Expected a vector constant.");
5275       DecodePSHUFBMask(C, Mask);
5276       break;
5277     }
5278
5279     return false;
5280   }
5281   case X86ISD::VPERMI:
5282     ImmN = N->getOperand(N->getNumOperands()-1);
5283     DecodeVPERMMask(cast<ConstantSDNode>(ImmN)->getZExtValue(), Mask);
5284     IsUnary = true;
5285     break;
5286   case X86ISD::MOVSS:
5287   case X86ISD::MOVSD: {
5288     // The index 0 always comes from the first element of the second source,
5289     // this is why MOVSS and MOVSD are used in the first place. The other
5290     // elements come from the other positions of the first source vector
5291     Mask.push_back(NumElems);
5292     for (unsigned i = 1; i != NumElems; ++i) {
5293       Mask.push_back(i);
5294     }
5295     break;
5296   }
5297   case X86ISD::VPERM2X128:
5298     ImmN = N->getOperand(N->getNumOperands()-1);
5299     DecodeVPERM2X128Mask(VT, cast<ConstantSDNode>(ImmN)->getZExtValue(), Mask);
5300     if (Mask.empty()) return false;
5301     break;
5302   case X86ISD::MOVDDUP:
5303   case X86ISD::MOVLHPD:
5304   case X86ISD::MOVLPD:
5305   case X86ISD::MOVLPS:
5306   case X86ISD::MOVSHDUP:
5307   case X86ISD::MOVSLDUP:
5308     // Not yet implemented
5309     return false;
5310   default: llvm_unreachable("unknown target shuffle node");
5311   }
5312
5313   // If we have a fake unary shuffle, the shuffle mask is spread across two
5314   // inputs that are actually the same node. Re-map the mask to always point
5315   // into the first input.
5316   if (IsFakeUnary)
5317     for (int &M : Mask)
5318       if (M >= (int)Mask.size())
5319         M -= Mask.size();
5320
5321   return true;
5322 }
5323
5324 /// getShuffleScalarElt - Returns the scalar element that will make up the ith
5325 /// element of the result of the vector shuffle.
5326 static SDValue getShuffleScalarElt(SDNode *N, unsigned Index, SelectionDAG &DAG,
5327                                    unsigned Depth) {
5328   if (Depth == 6)
5329     return SDValue();  // Limit search depth.
5330
5331   SDValue V = SDValue(N, 0);
5332   EVT VT = V.getValueType();
5333   unsigned Opcode = V.getOpcode();
5334
5335   // Recurse into ISD::VECTOR_SHUFFLE node to find scalars.
5336   if (const ShuffleVectorSDNode *SV = dyn_cast<ShuffleVectorSDNode>(N)) {
5337     int Elt = SV->getMaskElt(Index);
5338
5339     if (Elt < 0)
5340       return DAG.getUNDEF(VT.getVectorElementType());
5341
5342     unsigned NumElems = VT.getVectorNumElements();
5343     SDValue NewV = (Elt < (int)NumElems) ? SV->getOperand(0)
5344                                          : SV->getOperand(1);
5345     return getShuffleScalarElt(NewV.getNode(), Elt % NumElems, DAG, Depth+1);
5346   }
5347
5348   // Recurse into target specific vector shuffles to find scalars.
5349   if (isTargetShuffle(Opcode)) {
5350     MVT ShufVT = V.getSimpleValueType();
5351     unsigned NumElems = ShufVT.getVectorNumElements();
5352     SmallVector<int, 16> ShuffleMask;
5353     bool IsUnary;
5354
5355     if (!getTargetShuffleMask(N, ShufVT, ShuffleMask, IsUnary))
5356       return SDValue();
5357
5358     int Elt = ShuffleMask[Index];
5359     if (Elt < 0)
5360       return DAG.getUNDEF(ShufVT.getVectorElementType());
5361
5362     SDValue NewV = (Elt < (int)NumElems) ? N->getOperand(0)
5363                                          : N->getOperand(1);
5364     return getShuffleScalarElt(NewV.getNode(), Elt % NumElems, DAG,
5365                                Depth+1);
5366   }
5367
5368   // Actual nodes that may contain scalar elements
5369   if (Opcode == ISD::BITCAST) {
5370     V = V.getOperand(0);
5371     EVT SrcVT = V.getValueType();
5372     unsigned NumElems = VT.getVectorNumElements();
5373
5374     if (!SrcVT.isVector() || SrcVT.getVectorNumElements() != NumElems)
5375       return SDValue();
5376   }
5377
5378   if (V.getOpcode() == ISD::SCALAR_TO_VECTOR)
5379     return (Index == 0) ? V.getOperand(0)
5380                         : DAG.getUNDEF(VT.getVectorElementType());
5381
5382   if (V.getOpcode() == ISD::BUILD_VECTOR)
5383     return V.getOperand(Index);
5384
5385   return SDValue();
5386 }
5387
5388 /// getNumOfConsecutiveZeros - Return the number of elements of a vector
5389 /// shuffle operation which come from a consecutively from a zero. The
5390 /// search can start in two different directions, from left or right.
5391 /// We count undefs as zeros until PreferredNum is reached.
5392 static unsigned getNumOfConsecutiveZeros(ShuffleVectorSDNode *SVOp,
5393                                          unsigned NumElems, bool ZerosFromLeft,
5394                                          SelectionDAG &DAG,
5395                                          unsigned PreferredNum = -1U) {
5396   unsigned NumZeros = 0;
5397   for (unsigned i = 0; i != NumElems; ++i) {
5398     unsigned Index = ZerosFromLeft ? i : NumElems - i - 1;
5399     SDValue Elt = getShuffleScalarElt(SVOp, Index, DAG, 0);
5400     if (!Elt.getNode())
5401       break;
5402
5403     if (X86::isZeroNode(Elt))
5404       ++NumZeros;
5405     else if (Elt.getOpcode() == ISD::UNDEF) // Undef as zero up to PreferredNum.
5406       NumZeros = std::min(NumZeros + 1, PreferredNum);
5407     else
5408       break;
5409   }
5410
5411   return NumZeros;
5412 }
5413
5414 /// isShuffleMaskConsecutive - Check if the shuffle mask indicies [MaskI, MaskE)
5415 /// correspond consecutively to elements from one of the vector operands,
5416 /// starting from its index OpIdx. Also tell OpNum which source vector operand.
5417 static
5418 bool isShuffleMaskConsecutive(ShuffleVectorSDNode *SVOp,
5419                               unsigned MaskI, unsigned MaskE, unsigned OpIdx,
5420                               unsigned NumElems, unsigned &OpNum) {
5421   bool SeenV1 = false;
5422   bool SeenV2 = false;
5423
5424   for (unsigned i = MaskI; i != MaskE; ++i, ++OpIdx) {
5425     int Idx = SVOp->getMaskElt(i);
5426     // Ignore undef indicies
5427     if (Idx < 0)
5428       continue;
5429
5430     if (Idx < (int)NumElems)
5431       SeenV1 = true;
5432     else
5433       SeenV2 = true;
5434
5435     // Only accept consecutive elements from the same vector
5436     if ((Idx % NumElems != OpIdx) || (SeenV1 && SeenV2))
5437       return false;
5438   }
5439
5440   OpNum = SeenV1 ? 0 : 1;
5441   return true;
5442 }
5443
5444 /// isVectorShiftRight - Returns true if the shuffle can be implemented as a
5445 /// logical left shift of a vector.
5446 static bool isVectorShiftRight(ShuffleVectorSDNode *SVOp, SelectionDAG &DAG,
5447                                bool &isLeft, SDValue &ShVal, unsigned &ShAmt) {
5448   unsigned NumElems =
5449     SVOp->getSimpleValueType(0).getVectorNumElements();
5450   unsigned NumZeros = getNumOfConsecutiveZeros(
5451       SVOp, NumElems, false /* check zeros from right */, DAG,
5452       SVOp->getMaskElt(0));
5453   unsigned OpSrc;
5454
5455   if (!NumZeros)
5456     return false;
5457
5458   // Considering the elements in the mask that are not consecutive zeros,
5459   // check if they consecutively come from only one of the source vectors.
5460   //
5461   //               V1 = {X, A, B, C}     0
5462   //                         \  \  \    /
5463   //   vector_shuffle V1, V2 <1, 2, 3, X>
5464   //
5465   if (!isShuffleMaskConsecutive(SVOp,
5466             0,                   // Mask Start Index
5467             NumElems-NumZeros,   // Mask End Index(exclusive)
5468             NumZeros,            // Where to start looking in the src vector
5469             NumElems,            // Number of elements in vector
5470             OpSrc))              // Which source operand ?
5471     return false;
5472
5473   isLeft = false;
5474   ShAmt = NumZeros;
5475   ShVal = SVOp->getOperand(OpSrc);
5476   return true;
5477 }
5478
5479 /// isVectorShiftLeft - Returns true if the shuffle can be implemented as a
5480 /// logical left shift of a vector.
5481 static bool isVectorShiftLeft(ShuffleVectorSDNode *SVOp, SelectionDAG &DAG,
5482                               bool &isLeft, SDValue &ShVal, unsigned &ShAmt) {
5483   unsigned NumElems =
5484     SVOp->getSimpleValueType(0).getVectorNumElements();
5485   unsigned NumZeros = getNumOfConsecutiveZeros(
5486       SVOp, NumElems, true /* check zeros from left */, DAG,
5487       NumElems - SVOp->getMaskElt(NumElems - 1) - 1);
5488   unsigned OpSrc;
5489
5490   if (!NumZeros)
5491     return false;
5492
5493   // Considering the elements in the mask that are not consecutive zeros,
5494   // check if they consecutively come from only one of the source vectors.
5495   //
5496   //                           0    { A, B, X, X } = V2
5497   //                          / \    /  /
5498   //   vector_shuffle V1, V2 <X, X, 4, 5>
5499   //
5500   if (!isShuffleMaskConsecutive(SVOp,
5501             NumZeros,     // Mask Start Index
5502             NumElems,     // Mask End Index(exclusive)
5503             0,            // Where to start looking in the src vector
5504             NumElems,     // Number of elements in vector
5505             OpSrc))       // Which source operand ?
5506     return false;
5507
5508   isLeft = true;
5509   ShAmt = NumZeros;
5510   ShVal = SVOp->getOperand(OpSrc);
5511   return true;
5512 }
5513
5514 /// isVectorShift - Returns true if the shuffle can be implemented as a
5515 /// logical left or right shift of a vector.
5516 static bool isVectorShift(ShuffleVectorSDNode *SVOp, SelectionDAG &DAG,
5517                           bool &isLeft, SDValue &ShVal, unsigned &ShAmt) {
5518   // Although the logic below support any bitwidth size, there are no
5519   // shift instructions which handle more than 128-bit vectors.
5520   if (!SVOp->getSimpleValueType(0).is128BitVector())
5521     return false;
5522
5523   if (isVectorShiftLeft(SVOp, DAG, isLeft, ShVal, ShAmt) ||
5524       isVectorShiftRight(SVOp, DAG, isLeft, ShVal, ShAmt))
5525     return true;
5526
5527   return false;
5528 }
5529
5530 /// LowerBuildVectorv16i8 - Custom lower build_vector of v16i8.
5531 ///
5532 static SDValue LowerBuildVectorv16i8(SDValue Op, unsigned NonZeros,
5533                                        unsigned NumNonZero, unsigned NumZero,
5534                                        SelectionDAG &DAG,
5535                                        const X86Subtarget* Subtarget,
5536                                        const TargetLowering &TLI) {
5537   if (NumNonZero > 8)
5538     return SDValue();
5539
5540   SDLoc dl(Op);
5541   SDValue V;
5542   bool First = true;
5543   for (unsigned i = 0; i < 16; ++i) {
5544     bool ThisIsNonZero = (NonZeros & (1 << i)) != 0;
5545     if (ThisIsNonZero && First) {
5546       if (NumZero)
5547         V = getZeroVector(MVT::v8i16, Subtarget, DAG, dl);
5548       else
5549         V = DAG.getUNDEF(MVT::v8i16);
5550       First = false;
5551     }
5552
5553     if ((i & 1) != 0) {
5554       SDValue ThisElt, LastElt;
5555       bool LastIsNonZero = (NonZeros & (1 << (i-1))) != 0;
5556       if (LastIsNonZero) {
5557         LastElt = DAG.getNode(ISD::ZERO_EXTEND, dl,
5558                               MVT::i16, Op.getOperand(i-1));
5559       }
5560       if (ThisIsNonZero) {
5561         ThisElt = DAG.getNode(ISD::ZERO_EXTEND, dl, MVT::i16, Op.getOperand(i));
5562         ThisElt = DAG.getNode(ISD::SHL, dl, MVT::i16,
5563                               ThisElt, DAG.getConstant(8, MVT::i8));
5564         if (LastIsNonZero)
5565           ThisElt = DAG.getNode(ISD::OR, dl, MVT::i16, ThisElt, LastElt);
5566       } else
5567         ThisElt = LastElt;
5568
5569       if (ThisElt.getNode())
5570         V = DAG.getNode(ISD::INSERT_VECTOR_ELT, dl, MVT::v8i16, V, ThisElt,
5571                         DAG.getIntPtrConstant(i/2));
5572     }
5573   }
5574
5575   return DAG.getNode(ISD::BITCAST, dl, MVT::v16i8, V);
5576 }
5577
5578 /// LowerBuildVectorv8i16 - Custom lower build_vector of v8i16.
5579 ///
5580 static SDValue LowerBuildVectorv8i16(SDValue Op, unsigned NonZeros,
5581                                      unsigned NumNonZero, unsigned NumZero,
5582                                      SelectionDAG &DAG,
5583                                      const X86Subtarget* Subtarget,
5584                                      const TargetLowering &TLI) {
5585   if (NumNonZero > 4)
5586     return SDValue();
5587
5588   SDLoc dl(Op);
5589   SDValue V;
5590   bool First = true;
5591   for (unsigned i = 0; i < 8; ++i) {
5592     bool isNonZero = (NonZeros & (1 << i)) != 0;
5593     if (isNonZero) {
5594       if (First) {
5595         if (NumZero)
5596           V = getZeroVector(MVT::v8i16, Subtarget, DAG, dl);
5597         else
5598           V = DAG.getUNDEF(MVT::v8i16);
5599         First = false;
5600       }
5601       V = DAG.getNode(ISD::INSERT_VECTOR_ELT, dl,
5602                       MVT::v8i16, V, Op.getOperand(i),
5603                       DAG.getIntPtrConstant(i));
5604     }
5605   }
5606
5607   return V;
5608 }
5609
5610 /// LowerBuildVectorv4x32 - Custom lower build_vector of v4i32 or v4f32.
5611 static SDValue LowerBuildVectorv4x32(SDValue Op, unsigned NumElems,
5612                                      unsigned NonZeros, unsigned NumNonZero,
5613                                      unsigned NumZero, SelectionDAG &DAG,
5614                                      const X86Subtarget *Subtarget,
5615                                      const TargetLowering &TLI) {
5616   // We know there's at least one non-zero element
5617   unsigned FirstNonZeroIdx = 0;
5618   SDValue FirstNonZero = Op->getOperand(FirstNonZeroIdx);
5619   while (FirstNonZero.getOpcode() == ISD::UNDEF ||
5620          X86::isZeroNode(FirstNonZero)) {
5621     ++FirstNonZeroIdx;
5622     FirstNonZero = Op->getOperand(FirstNonZeroIdx);
5623   }
5624
5625   if (FirstNonZero.getOpcode() != ISD::EXTRACT_VECTOR_ELT ||
5626       !isa<ConstantSDNode>(FirstNonZero.getOperand(1)))
5627     return SDValue();
5628
5629   SDValue V = FirstNonZero.getOperand(0);
5630   MVT VVT = V.getSimpleValueType();
5631   if (!Subtarget->hasSSE41() || (VVT != MVT::v4f32 && VVT != MVT::v4i32))
5632     return SDValue();
5633
5634   unsigned FirstNonZeroDst =
5635       cast<ConstantSDNode>(FirstNonZero.getOperand(1))->getZExtValue();
5636   unsigned CorrectIdx = FirstNonZeroDst == FirstNonZeroIdx;
5637   unsigned IncorrectIdx = CorrectIdx ? -1U : FirstNonZeroIdx;
5638   unsigned IncorrectDst = CorrectIdx ? -1U : FirstNonZeroDst;
5639
5640   for (unsigned Idx = FirstNonZeroIdx + 1; Idx < NumElems; ++Idx) {
5641     SDValue Elem = Op.getOperand(Idx);
5642     if (Elem.getOpcode() == ISD::UNDEF || X86::isZeroNode(Elem))
5643       continue;
5644
5645     // TODO: What else can be here? Deal with it.
5646     if (Elem.getOpcode() != ISD::EXTRACT_VECTOR_ELT)
5647       return SDValue();
5648
5649     // TODO: Some optimizations are still possible here
5650     // ex: Getting one element from a vector, and the rest from another.
5651     if (Elem.getOperand(0) != V)
5652       return SDValue();
5653
5654     unsigned Dst = cast<ConstantSDNode>(Elem.getOperand(1))->getZExtValue();
5655     if (Dst == Idx)
5656       ++CorrectIdx;
5657     else if (IncorrectIdx == -1U) {
5658       IncorrectIdx = Idx;
5659       IncorrectDst = Dst;
5660     } else
5661       // There was already one element with an incorrect index.
5662       // We can't optimize this case to an insertps.
5663       return SDValue();
5664   }
5665
5666   if (NumNonZero == CorrectIdx || NumNonZero == CorrectIdx + 1) {
5667     SDLoc dl(Op);
5668     EVT VT = Op.getSimpleValueType();
5669     unsigned ElementMoveMask = 0;
5670     if (IncorrectIdx == -1U)
5671       ElementMoveMask = FirstNonZeroIdx << 6 | FirstNonZeroIdx << 4;
5672     else
5673       ElementMoveMask = IncorrectDst << 6 | IncorrectIdx << 4;
5674
5675     SDValue InsertpsMask =
5676         DAG.getIntPtrConstant(ElementMoveMask | (~NonZeros & 0xf));
5677     return DAG.getNode(X86ISD::INSERTPS, dl, VT, V, V, InsertpsMask);
5678   }
5679
5680   return SDValue();
5681 }
5682
5683 /// getVShift - Return a vector logical shift node.
5684 ///
5685 static SDValue getVShift(bool isLeft, EVT VT, SDValue SrcOp,
5686                          unsigned NumBits, SelectionDAG &DAG,
5687                          const TargetLowering &TLI, SDLoc dl) {
5688   assert(VT.is128BitVector() && "Unknown type for VShift");
5689   EVT ShVT = MVT::v2i64;
5690   unsigned Opc = isLeft ? X86ISD::VSHLDQ : X86ISD::VSRLDQ;
5691   SrcOp = DAG.getNode(ISD::BITCAST, dl, ShVT, SrcOp);
5692   return DAG.getNode(ISD::BITCAST, dl, VT,
5693                      DAG.getNode(Opc, dl, ShVT, SrcOp,
5694                              DAG.getConstant(NumBits,
5695                                   TLI.getScalarShiftAmountTy(SrcOp.getValueType()))));
5696 }
5697
5698 static SDValue
5699 LowerAsSplatVectorLoad(SDValue SrcOp, MVT VT, SDLoc dl, SelectionDAG &DAG) {
5700
5701   // Check if the scalar load can be widened into a vector load. And if
5702   // the address is "base + cst" see if the cst can be "absorbed" into
5703   // the shuffle mask.
5704   if (LoadSDNode *LD = dyn_cast<LoadSDNode>(SrcOp)) {
5705     SDValue Ptr = LD->getBasePtr();
5706     if (!ISD::isNormalLoad(LD) || LD->isVolatile())
5707       return SDValue();
5708     EVT PVT = LD->getValueType(0);
5709     if (PVT != MVT::i32 && PVT != MVT::f32)
5710       return SDValue();
5711
5712     int FI = -1;
5713     int64_t Offset = 0;
5714     if (FrameIndexSDNode *FINode = dyn_cast<FrameIndexSDNode>(Ptr)) {
5715       FI = FINode->getIndex();
5716       Offset = 0;
5717     } else if (DAG.isBaseWithConstantOffset(Ptr) &&
5718                isa<FrameIndexSDNode>(Ptr.getOperand(0))) {
5719       FI = cast<FrameIndexSDNode>(Ptr.getOperand(0))->getIndex();
5720       Offset = Ptr.getConstantOperandVal(1);
5721       Ptr = Ptr.getOperand(0);
5722     } else {
5723       return SDValue();
5724     }
5725
5726     // FIXME: 256-bit vector instructions don't require a strict alignment,
5727     // improve this code to support it better.
5728     unsigned RequiredAlign = VT.getSizeInBits()/8;
5729     SDValue Chain = LD->getChain();
5730     // Make sure the stack object alignment is at least 16 or 32.
5731     MachineFrameInfo *MFI = DAG.getMachineFunction().getFrameInfo();
5732     if (DAG.InferPtrAlignment(Ptr) < RequiredAlign) {
5733       if (MFI->isFixedObjectIndex(FI)) {
5734         // Can't change the alignment. FIXME: It's possible to compute
5735         // the exact stack offset and reference FI + adjust offset instead.
5736         // If someone *really* cares about this. That's the way to implement it.
5737         return SDValue();
5738       } else {
5739         MFI->setObjectAlignment(FI, RequiredAlign);
5740       }
5741     }
5742
5743     // (Offset % 16 or 32) must be multiple of 4. Then address is then
5744     // Ptr + (Offset & ~15).
5745     if (Offset < 0)
5746       return SDValue();
5747     if ((Offset % RequiredAlign) & 3)
5748       return SDValue();
5749     int64_t StartOffset = Offset & ~(RequiredAlign-1);
5750     if (StartOffset)
5751       Ptr = DAG.getNode(ISD::ADD, SDLoc(Ptr), Ptr.getValueType(),
5752                         Ptr,DAG.getConstant(StartOffset, Ptr.getValueType()));
5753
5754     int EltNo = (Offset - StartOffset) >> 2;
5755     unsigned NumElems = VT.getVectorNumElements();
5756
5757     EVT NVT = EVT::getVectorVT(*DAG.getContext(), PVT, NumElems);
5758     SDValue V1 = DAG.getLoad(NVT, dl, Chain, Ptr,
5759                              LD->getPointerInfo().getWithOffset(StartOffset),
5760                              false, false, false, 0);
5761
5762     SmallVector<int, 8> Mask;
5763     for (unsigned i = 0; i != NumElems; ++i)
5764       Mask.push_back(EltNo);
5765
5766     return DAG.getVectorShuffle(NVT, dl, V1, DAG.getUNDEF(NVT), &Mask[0]);
5767   }
5768
5769   return SDValue();
5770 }
5771
5772 /// EltsFromConsecutiveLoads - Given the initializing elements 'Elts' of a
5773 /// vector of type 'VT', see if the elements can be replaced by a single large
5774 /// load which has the same value as a build_vector whose operands are 'elts'.
5775 ///
5776 /// Example: <load i32 *a, load i32 *a+4, undef, undef> -> zextload a
5777 ///
5778 /// FIXME: we'd also like to handle the case where the last elements are zero
5779 /// rather than undef via VZEXT_LOAD, but we do not detect that case today.
5780 /// There's even a handy isZeroNode for that purpose.
5781 static SDValue EltsFromConsecutiveLoads(EVT VT, SmallVectorImpl<SDValue> &Elts,
5782                                         SDLoc &DL, SelectionDAG &DAG,
5783                                         bool isAfterLegalize) {
5784   EVT EltVT = VT.getVectorElementType();
5785   unsigned NumElems = Elts.size();
5786
5787   LoadSDNode *LDBase = nullptr;
5788   unsigned LastLoadedElt = -1U;
5789
5790   // For each element in the initializer, see if we've found a load or an undef.
5791   // If we don't find an initial load element, or later load elements are
5792   // non-consecutive, bail out.
5793   for (unsigned i = 0; i < NumElems; ++i) {
5794     SDValue Elt = Elts[i];
5795
5796     if (!Elt.getNode() ||
5797         (Elt.getOpcode() != ISD::UNDEF && !ISD::isNON_EXTLoad(Elt.getNode())))
5798       return SDValue();
5799     if (!LDBase) {
5800       if (Elt.getNode()->getOpcode() == ISD::UNDEF)
5801         return SDValue();
5802       LDBase = cast<LoadSDNode>(Elt.getNode());
5803       LastLoadedElt = i;
5804       continue;
5805     }
5806     if (Elt.getOpcode() == ISD::UNDEF)
5807       continue;
5808
5809     LoadSDNode *LD = cast<LoadSDNode>(Elt);
5810     if (!DAG.isConsecutiveLoad(LD, LDBase, EltVT.getSizeInBits()/8, i))
5811       return SDValue();
5812     LastLoadedElt = i;
5813   }
5814
5815   // If we have found an entire vector of loads and undefs, then return a large
5816   // load of the entire vector width starting at the base pointer.  If we found
5817   // consecutive loads for the low half, generate a vzext_load node.
5818   if (LastLoadedElt == NumElems - 1) {
5819
5820     if (isAfterLegalize &&
5821         !DAG.getTargetLoweringInfo().isOperationLegal(ISD::LOAD, VT))
5822       return SDValue();
5823
5824     SDValue NewLd = SDValue();
5825
5826     if (DAG.InferPtrAlignment(LDBase->getBasePtr()) >= 16)
5827       NewLd = DAG.getLoad(VT, DL, LDBase->getChain(), LDBase->getBasePtr(),
5828                           LDBase->getPointerInfo(),
5829                           LDBase->isVolatile(), LDBase->isNonTemporal(),
5830                           LDBase->isInvariant(), 0);
5831     NewLd = DAG.getLoad(VT, DL, LDBase->getChain(), LDBase->getBasePtr(),
5832                         LDBase->getPointerInfo(),
5833                         LDBase->isVolatile(), LDBase->isNonTemporal(),
5834                         LDBase->isInvariant(), LDBase->getAlignment());
5835
5836     if (LDBase->hasAnyUseOfValue(1)) {
5837       SDValue NewChain = DAG.getNode(ISD::TokenFactor, DL, MVT::Other,
5838                                      SDValue(LDBase, 1),
5839                                      SDValue(NewLd.getNode(), 1));
5840       DAG.ReplaceAllUsesOfValueWith(SDValue(LDBase, 1), NewChain);
5841       DAG.UpdateNodeOperands(NewChain.getNode(), SDValue(LDBase, 1),
5842                              SDValue(NewLd.getNode(), 1));
5843     }
5844
5845     return NewLd;
5846   }
5847   if (NumElems == 4 && LastLoadedElt == 1 &&
5848       DAG.getTargetLoweringInfo().isTypeLegal(MVT::v2i64)) {
5849     SDVTList Tys = DAG.getVTList(MVT::v2i64, MVT::Other);
5850     SDValue Ops[] = { LDBase->getChain(), LDBase->getBasePtr() };
5851     SDValue ResNode =
5852         DAG.getMemIntrinsicNode(X86ISD::VZEXT_LOAD, DL, Tys, Ops, MVT::i64,
5853                                 LDBase->getPointerInfo(),
5854                                 LDBase->getAlignment(),
5855                                 false/*isVolatile*/, true/*ReadMem*/,
5856                                 false/*WriteMem*/);
5857
5858     // Make sure the newly-created LOAD is in the same position as LDBase in
5859     // terms of dependency. We create a TokenFactor for LDBase and ResNode, and
5860     // update uses of LDBase's output chain to use the TokenFactor.
5861     if (LDBase->hasAnyUseOfValue(1)) {
5862       SDValue NewChain = DAG.getNode(ISD::TokenFactor, DL, MVT::Other,
5863                              SDValue(LDBase, 1), SDValue(ResNode.getNode(), 1));
5864       DAG.ReplaceAllUsesOfValueWith(SDValue(LDBase, 1), NewChain);
5865       DAG.UpdateNodeOperands(NewChain.getNode(), SDValue(LDBase, 1),
5866                              SDValue(ResNode.getNode(), 1));
5867     }
5868
5869     return DAG.getNode(ISD::BITCAST, DL, VT, ResNode);
5870   }
5871   return SDValue();
5872 }
5873
5874 /// LowerVectorBroadcast - Attempt to use the vbroadcast instruction
5875 /// to generate a splat value for the following cases:
5876 /// 1. A splat BUILD_VECTOR which uses a single scalar load, or a constant.
5877 /// 2. A splat shuffle which uses a scalar_to_vector node which comes from
5878 /// a scalar load, or a constant.
5879 /// The VBROADCAST node is returned when a pattern is found,
5880 /// or SDValue() otherwise.
5881 static SDValue LowerVectorBroadcast(SDValue Op, const X86Subtarget* Subtarget,
5882                                     SelectionDAG &DAG) {
5883   if (!Subtarget->hasFp256())
5884     return SDValue();
5885
5886   MVT VT = Op.getSimpleValueType();
5887   SDLoc dl(Op);
5888
5889   assert((VT.is128BitVector() || VT.is256BitVector() || VT.is512BitVector()) &&
5890          "Unsupported vector type for broadcast.");
5891
5892   SDValue Ld;
5893   bool ConstSplatVal;
5894
5895   switch (Op.getOpcode()) {
5896     default:
5897       // Unknown pattern found.
5898       return SDValue();
5899
5900     case ISD::BUILD_VECTOR: {
5901       auto *BVOp = cast<BuildVectorSDNode>(Op.getNode());
5902       BitVector UndefElements;
5903       SDValue Splat = BVOp->getSplatValue(&UndefElements);
5904
5905       // We need a splat of a single value to use broadcast, and it doesn't
5906       // make any sense if the value is only in one element of the vector.
5907       if (!Splat || (VT.getVectorNumElements() - UndefElements.count()) <= 1)
5908         return SDValue();
5909
5910       Ld = Splat;
5911       ConstSplatVal = (Ld.getOpcode() == ISD::Constant ||
5912                        Ld.getOpcode() == ISD::ConstantFP);
5913
5914       // Make sure that all of the users of a non-constant load are from the
5915       // BUILD_VECTOR node.
5916       if (!ConstSplatVal && !BVOp->isOnlyUserOf(Ld.getNode()))
5917         return SDValue();
5918       break;
5919     }
5920
5921     case ISD::VECTOR_SHUFFLE: {
5922       ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(Op);
5923
5924       // Shuffles must have a splat mask where the first element is
5925       // broadcasted.
5926       if ((!SVOp->isSplat()) || SVOp->getMaskElt(0) != 0)
5927         return SDValue();
5928
5929       SDValue Sc = Op.getOperand(0);
5930       if (Sc.getOpcode() != ISD::SCALAR_TO_VECTOR &&
5931           Sc.getOpcode() != ISD::BUILD_VECTOR) {
5932
5933         if (!Subtarget->hasInt256())
5934           return SDValue();
5935
5936         // Use the register form of the broadcast instruction available on AVX2.
5937         if (VT.getSizeInBits() >= 256)
5938           Sc = Extract128BitVector(Sc, 0, DAG, dl);
5939         return DAG.getNode(X86ISD::VBROADCAST, dl, VT, Sc);
5940       }
5941
5942       Ld = Sc.getOperand(0);
5943       ConstSplatVal = (Ld.getOpcode() == ISD::Constant ||
5944                        Ld.getOpcode() == ISD::ConstantFP);
5945
5946       // The scalar_to_vector node and the suspected
5947       // load node must have exactly one user.
5948       // Constants may have multiple users.
5949
5950       // AVX-512 has register version of the broadcast
5951       bool hasRegVer = Subtarget->hasAVX512() && VT.is512BitVector() &&
5952         Ld.getValueType().getSizeInBits() >= 32;
5953       if (!ConstSplatVal && ((!Sc.hasOneUse() || !Ld.hasOneUse()) &&
5954           !hasRegVer))
5955         return SDValue();
5956       break;
5957     }
5958   }
5959
5960   bool IsGE256 = (VT.getSizeInBits() >= 256);
5961
5962   // Handle the broadcasting a single constant scalar from the constant pool
5963   // into a vector. On Sandybridge it is still better to load a constant vector
5964   // from the constant pool and not to broadcast it from a scalar.
5965   if (ConstSplatVal && Subtarget->hasInt256()) {
5966     EVT CVT = Ld.getValueType();
5967     assert(!CVT.isVector() && "Must not broadcast a vector type");
5968     unsigned ScalarSize = CVT.getSizeInBits();
5969
5970     if (ScalarSize == 32 || (IsGE256 && ScalarSize == 64)) {
5971       const Constant *C = nullptr;
5972       if (ConstantSDNode *CI = dyn_cast<ConstantSDNode>(Ld))
5973         C = CI->getConstantIntValue();
5974       else if (ConstantFPSDNode *CF = dyn_cast<ConstantFPSDNode>(Ld))
5975         C = CF->getConstantFPValue();
5976
5977       assert(C && "Invalid constant type");
5978
5979       const TargetLowering &TLI = DAG.getTargetLoweringInfo();
5980       SDValue CP = DAG.getConstantPool(C, TLI.getPointerTy());
5981       unsigned Alignment = cast<ConstantPoolSDNode>(CP)->getAlignment();
5982       Ld = DAG.getLoad(CVT, dl, DAG.getEntryNode(), CP,
5983                        MachinePointerInfo::getConstantPool(),
5984                        false, false, false, Alignment);
5985
5986       return DAG.getNode(X86ISD::VBROADCAST, dl, VT, Ld);
5987     }
5988   }
5989
5990   bool IsLoad = ISD::isNormalLoad(Ld.getNode());
5991   unsigned ScalarSize = Ld.getValueType().getSizeInBits();
5992
5993   // Handle AVX2 in-register broadcasts.
5994   if (!IsLoad && Subtarget->hasInt256() &&
5995       (ScalarSize == 32 || (IsGE256 && ScalarSize == 64)))
5996     return DAG.getNode(X86ISD::VBROADCAST, dl, VT, Ld);
5997
5998   // The scalar source must be a normal load.
5999   if (!IsLoad)
6000     return SDValue();
6001
6002   if (ScalarSize == 32 || (IsGE256 && ScalarSize == 64))
6003     return DAG.getNode(X86ISD::VBROADCAST, dl, VT, Ld);
6004
6005   // The integer check is needed for the 64-bit into 128-bit so it doesn't match
6006   // double since there is no vbroadcastsd xmm
6007   if (Subtarget->hasInt256() && Ld.getValueType().isInteger()) {
6008     if (ScalarSize == 8 || ScalarSize == 16 || ScalarSize == 64)
6009       return DAG.getNode(X86ISD::VBROADCAST, dl, VT, Ld);
6010   }
6011
6012   // Unsupported broadcast.
6013   return SDValue();
6014 }
6015
6016 /// \brief For an EXTRACT_VECTOR_ELT with a constant index return the real
6017 /// underlying vector and index.
6018 ///
6019 /// Modifies \p ExtractedFromVec to the real vector and returns the real
6020 /// index.
6021 static int getUnderlyingExtractedFromVec(SDValue &ExtractedFromVec,
6022                                          SDValue ExtIdx) {
6023   int Idx = cast<ConstantSDNode>(ExtIdx)->getZExtValue();
6024   if (!isa<ShuffleVectorSDNode>(ExtractedFromVec))
6025     return Idx;
6026
6027   // For 256-bit vectors, LowerEXTRACT_VECTOR_ELT_SSE4 may have already
6028   // lowered this:
6029   //   (extract_vector_elt (v8f32 %vreg1), Constant<6>)
6030   // to:
6031   //   (extract_vector_elt (vector_shuffle<2,u,u,u>
6032   //                           (extract_subvector (v8f32 %vreg0), Constant<4>),
6033   //                           undef)
6034   //                       Constant<0>)
6035   // In this case the vector is the extract_subvector expression and the index
6036   // is 2, as specified by the shuffle.
6037   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(ExtractedFromVec);
6038   SDValue ShuffleVec = SVOp->getOperand(0);
6039   MVT ShuffleVecVT = ShuffleVec.getSimpleValueType();
6040   assert(ShuffleVecVT.getVectorElementType() ==
6041          ExtractedFromVec.getSimpleValueType().getVectorElementType());
6042
6043   int ShuffleIdx = SVOp->getMaskElt(Idx);
6044   if (isUndefOrInRange(ShuffleIdx, 0, ShuffleVecVT.getVectorNumElements())) {
6045     ExtractedFromVec = ShuffleVec;
6046     return ShuffleIdx;
6047   }
6048   return Idx;
6049 }
6050
6051 static SDValue buildFromShuffleMostly(SDValue Op, SelectionDAG &DAG) {
6052   MVT VT = Op.getSimpleValueType();
6053
6054   // Skip if insert_vec_elt is not supported.
6055   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
6056   if (!TLI.isOperationLegalOrCustom(ISD::INSERT_VECTOR_ELT, VT))
6057     return SDValue();
6058
6059   SDLoc DL(Op);
6060   unsigned NumElems = Op.getNumOperands();
6061
6062   SDValue VecIn1;
6063   SDValue VecIn2;
6064   SmallVector<unsigned, 4> InsertIndices;
6065   SmallVector<int, 8> Mask(NumElems, -1);
6066
6067   for (unsigned i = 0; i != NumElems; ++i) {
6068     unsigned Opc = Op.getOperand(i).getOpcode();
6069
6070     if (Opc == ISD::UNDEF)
6071       continue;
6072
6073     if (Opc != ISD::EXTRACT_VECTOR_ELT) {
6074       // Quit if more than 1 elements need inserting.
6075       if (InsertIndices.size() > 1)
6076         return SDValue();
6077
6078       InsertIndices.push_back(i);
6079       continue;
6080     }
6081
6082     SDValue ExtractedFromVec = Op.getOperand(i).getOperand(0);
6083     SDValue ExtIdx = Op.getOperand(i).getOperand(1);
6084     // Quit if non-constant index.
6085     if (!isa<ConstantSDNode>(ExtIdx))
6086       return SDValue();
6087     int Idx = getUnderlyingExtractedFromVec(ExtractedFromVec, ExtIdx);
6088
6089     // Quit if extracted from vector of different type.
6090     if (ExtractedFromVec.getValueType() != VT)
6091       return SDValue();
6092
6093     if (!VecIn1.getNode())
6094       VecIn1 = ExtractedFromVec;
6095     else if (VecIn1 != ExtractedFromVec) {
6096       if (!VecIn2.getNode())
6097         VecIn2 = ExtractedFromVec;
6098       else if (VecIn2 != ExtractedFromVec)
6099         // Quit if more than 2 vectors to shuffle
6100         return SDValue();
6101     }
6102
6103     if (ExtractedFromVec == VecIn1)
6104       Mask[i] = Idx;
6105     else if (ExtractedFromVec == VecIn2)
6106       Mask[i] = Idx + NumElems;
6107   }
6108
6109   if (!VecIn1.getNode())
6110     return SDValue();
6111
6112   VecIn2 = VecIn2.getNode() ? VecIn2 : DAG.getUNDEF(VT);
6113   SDValue NV = DAG.getVectorShuffle(VT, DL, VecIn1, VecIn2, &Mask[0]);
6114   for (unsigned i = 0, e = InsertIndices.size(); i != e; ++i) {
6115     unsigned Idx = InsertIndices[i];
6116     NV = DAG.getNode(ISD::INSERT_VECTOR_ELT, DL, VT, NV, Op.getOperand(Idx),
6117                      DAG.getIntPtrConstant(Idx));
6118   }
6119
6120   return NV;
6121 }
6122
6123 // Lower BUILD_VECTOR operation for v8i1 and v16i1 types.
6124 SDValue
6125 X86TargetLowering::LowerBUILD_VECTORvXi1(SDValue Op, SelectionDAG &DAG) const {
6126
6127   MVT VT = Op.getSimpleValueType();
6128   assert((VT.getVectorElementType() == MVT::i1) && (VT.getSizeInBits() <= 16) &&
6129          "Unexpected type in LowerBUILD_VECTORvXi1!");
6130
6131   SDLoc dl(Op);
6132   if (ISD::isBuildVectorAllZeros(Op.getNode())) {
6133     SDValue Cst = DAG.getTargetConstant(0, MVT::i1);
6134     SmallVector<SDValue, 16> Ops(VT.getVectorNumElements(), Cst);
6135     return DAG.getNode(ISD::BUILD_VECTOR, dl, VT, Ops);
6136   }
6137
6138   if (ISD::isBuildVectorAllOnes(Op.getNode())) {
6139     SDValue Cst = DAG.getTargetConstant(1, MVT::i1);
6140     SmallVector<SDValue, 16> Ops(VT.getVectorNumElements(), Cst);
6141     return DAG.getNode(ISD::BUILD_VECTOR, dl, VT, Ops);
6142   }
6143
6144   bool AllContants = true;
6145   uint64_t Immediate = 0;
6146   int NonConstIdx = -1;
6147   bool IsSplat = true;
6148   unsigned NumNonConsts = 0;
6149   unsigned NumConsts = 0;
6150   for (unsigned idx = 0, e = Op.getNumOperands(); idx < e; ++idx) {
6151     SDValue In = Op.getOperand(idx);
6152     if (In.getOpcode() == ISD::UNDEF)
6153       continue;
6154     if (!isa<ConstantSDNode>(In)) {
6155       AllContants = false;
6156       NonConstIdx = idx;
6157       NumNonConsts++;
6158     }
6159     else {
6160       NumConsts++;
6161       if (cast<ConstantSDNode>(In)->getZExtValue())
6162       Immediate |= (1ULL << idx);
6163     }
6164     if (In != Op.getOperand(0))
6165       IsSplat = false;
6166   }
6167
6168   if (AllContants) {
6169     SDValue FullMask = DAG.getNode(ISD::BITCAST, dl, MVT::v16i1,
6170       DAG.getConstant(Immediate, MVT::i16));
6171     return DAG.getNode(ISD::EXTRACT_SUBVECTOR, dl, VT, FullMask,
6172                        DAG.getIntPtrConstant(0));
6173   }
6174
6175   if (NumNonConsts == 1 && NonConstIdx != 0) {
6176     SDValue DstVec;
6177     if (NumConsts) {
6178       SDValue VecAsImm = DAG.getConstant(Immediate,
6179                                          MVT::getIntegerVT(VT.getSizeInBits()));
6180       DstVec = DAG.getNode(ISD::BITCAST, dl, VT, VecAsImm);
6181     }
6182     else 
6183       DstVec = DAG.getUNDEF(VT);
6184     return DAG.getNode(ISD::INSERT_VECTOR_ELT, dl, VT, DstVec,
6185                        Op.getOperand(NonConstIdx),
6186                        DAG.getIntPtrConstant(NonConstIdx));
6187   }
6188   if (!IsSplat && (NonConstIdx != 0))
6189     llvm_unreachable("Unsupported BUILD_VECTOR operation");
6190   MVT SelectVT = (VT == MVT::v16i1)? MVT::i16 : MVT::i8;
6191   SDValue Select;
6192   if (IsSplat)
6193     Select = DAG.getNode(ISD::SELECT, dl, SelectVT, Op.getOperand(0),
6194                           DAG.getConstant(-1, SelectVT),
6195                           DAG.getConstant(0, SelectVT));
6196   else
6197     Select = DAG.getNode(ISD::SELECT, dl, SelectVT, Op.getOperand(0),
6198                          DAG.getConstant((Immediate | 1), SelectVT),
6199                          DAG.getConstant(Immediate, SelectVT));
6200   return DAG.getNode(ISD::BITCAST, dl, VT, Select);
6201 }
6202
6203 /// \brief Return true if \p N implements a horizontal binop and return the
6204 /// operands for the horizontal binop into V0 and V1.
6205 /// 
6206 /// This is a helper function of PerformBUILD_VECTORCombine.
6207 /// This function checks that the build_vector \p N in input implements a
6208 /// horizontal operation. Parameter \p Opcode defines the kind of horizontal
6209 /// operation to match.
6210 /// For example, if \p Opcode is equal to ISD::ADD, then this function
6211 /// checks if \p N implements a horizontal arithmetic add; if instead \p Opcode
6212 /// is equal to ISD::SUB, then this function checks if this is a horizontal
6213 /// arithmetic sub.
6214 ///
6215 /// This function only analyzes elements of \p N whose indices are
6216 /// in range [BaseIdx, LastIdx).
6217 static bool isHorizontalBinOp(const BuildVectorSDNode *N, unsigned Opcode,
6218                               SelectionDAG &DAG,
6219                               unsigned BaseIdx, unsigned LastIdx,
6220                               SDValue &V0, SDValue &V1) {
6221   EVT VT = N->getValueType(0);
6222
6223   assert(BaseIdx * 2 <= LastIdx && "Invalid Indices in input!");
6224   assert(VT.isVector() && VT.getVectorNumElements() >= LastIdx &&
6225          "Invalid Vector in input!");
6226   
6227   bool IsCommutable = (Opcode == ISD::ADD || Opcode == ISD::FADD);
6228   bool CanFold = true;
6229   unsigned ExpectedVExtractIdx = BaseIdx;
6230   unsigned NumElts = LastIdx - BaseIdx;
6231   V0 = DAG.getUNDEF(VT);
6232   V1 = DAG.getUNDEF(VT);
6233
6234   // Check if N implements a horizontal binop.
6235   for (unsigned i = 0, e = NumElts; i != e && CanFold; ++i) {
6236     SDValue Op = N->getOperand(i + BaseIdx);
6237
6238     // Skip UNDEFs.
6239     if (Op->getOpcode() == ISD::UNDEF) {
6240       // Update the expected vector extract index.
6241       if (i * 2 == NumElts)
6242         ExpectedVExtractIdx = BaseIdx;
6243       ExpectedVExtractIdx += 2;
6244       continue;
6245     }
6246
6247     CanFold = Op->getOpcode() == Opcode && Op->hasOneUse();
6248
6249     if (!CanFold)
6250       break;
6251
6252     SDValue Op0 = Op.getOperand(0);
6253     SDValue Op1 = Op.getOperand(1);
6254
6255     // Try to match the following pattern:
6256     // (BINOP (extract_vector_elt A, I), (extract_vector_elt A, I+1))
6257     CanFold = (Op0.getOpcode() == ISD::EXTRACT_VECTOR_ELT &&
6258         Op1.getOpcode() == ISD::EXTRACT_VECTOR_ELT &&
6259         Op0.getOperand(0) == Op1.getOperand(0) &&
6260         isa<ConstantSDNode>(Op0.getOperand(1)) &&
6261         isa<ConstantSDNode>(Op1.getOperand(1)));
6262     if (!CanFold)
6263       break;
6264
6265     unsigned I0 = cast<ConstantSDNode>(Op0.getOperand(1))->getZExtValue();
6266     unsigned I1 = cast<ConstantSDNode>(Op1.getOperand(1))->getZExtValue();
6267
6268     if (i * 2 < NumElts) {
6269       if (V0.getOpcode() == ISD::UNDEF)
6270         V0 = Op0.getOperand(0);
6271     } else {
6272       if (V1.getOpcode() == ISD::UNDEF)
6273         V1 = Op0.getOperand(0);
6274       if (i * 2 == NumElts)
6275         ExpectedVExtractIdx = BaseIdx;
6276     }
6277
6278     SDValue Expected = (i * 2 < NumElts) ? V0 : V1;
6279     if (I0 == ExpectedVExtractIdx)
6280       CanFold = I1 == I0 + 1 && Op0.getOperand(0) == Expected;
6281     else if (IsCommutable && I1 == ExpectedVExtractIdx) {
6282       // Try to match the following dag sequence:
6283       // (BINOP (extract_vector_elt A, I+1), (extract_vector_elt A, I))
6284       CanFold = I0 == I1 + 1 && Op1.getOperand(0) == Expected;
6285     } else
6286       CanFold = false;
6287
6288     ExpectedVExtractIdx += 2;
6289   }
6290
6291   return CanFold;
6292 }
6293
6294 /// \brief Emit a sequence of two 128-bit horizontal add/sub followed by
6295 /// a concat_vector. 
6296 ///
6297 /// This is a helper function of PerformBUILD_VECTORCombine.
6298 /// This function expects two 256-bit vectors called V0 and V1.
6299 /// At first, each vector is split into two separate 128-bit vectors.
6300 /// Then, the resulting 128-bit vectors are used to implement two
6301 /// horizontal binary operations. 
6302 ///
6303 /// The kind of horizontal binary operation is defined by \p X86Opcode.
6304 ///
6305 /// \p Mode specifies how the 128-bit parts of V0 and V1 are passed in input to
6306 /// the two new horizontal binop.
6307 /// When Mode is set, the first horizontal binop dag node would take as input
6308 /// the lower 128-bit of V0 and the upper 128-bit of V0. The second
6309 /// horizontal binop dag node would take as input the lower 128-bit of V1
6310 /// and the upper 128-bit of V1.
6311 ///   Example:
6312 ///     HADD V0_LO, V0_HI
6313 ///     HADD V1_LO, V1_HI
6314 ///
6315 /// Otherwise, the first horizontal binop dag node takes as input the lower
6316 /// 128-bit of V0 and the lower 128-bit of V1, and the second horizontal binop
6317 /// dag node takes the the upper 128-bit of V0 and the upper 128-bit of V1.
6318 ///   Example:
6319 ///     HADD V0_LO, V1_LO
6320 ///     HADD V0_HI, V1_HI
6321 ///
6322 /// If \p isUndefLO is set, then the algorithm propagates UNDEF to the lower
6323 /// 128-bits of the result. If \p isUndefHI is set, then UNDEF is propagated to
6324 /// the upper 128-bits of the result.
6325 static SDValue ExpandHorizontalBinOp(const SDValue &V0, const SDValue &V1,
6326                                      SDLoc DL, SelectionDAG &DAG,
6327                                      unsigned X86Opcode, bool Mode,
6328                                      bool isUndefLO, bool isUndefHI) {
6329   EVT VT = V0.getValueType();
6330   assert(VT.is256BitVector() && VT == V1.getValueType() &&
6331          "Invalid nodes in input!");
6332
6333   unsigned NumElts = VT.getVectorNumElements();
6334   SDValue V0_LO = Extract128BitVector(V0, 0, DAG, DL);
6335   SDValue V0_HI = Extract128BitVector(V0, NumElts/2, DAG, DL);
6336   SDValue V1_LO = Extract128BitVector(V1, 0, DAG, DL);
6337   SDValue V1_HI = Extract128BitVector(V1, NumElts/2, DAG, DL);
6338   EVT NewVT = V0_LO.getValueType();
6339
6340   SDValue LO = DAG.getUNDEF(NewVT);
6341   SDValue HI = DAG.getUNDEF(NewVT);
6342
6343   if (Mode) {
6344     // Don't emit a horizontal binop if the result is expected to be UNDEF.
6345     if (!isUndefLO && V0->getOpcode() != ISD::UNDEF)
6346       LO = DAG.getNode(X86Opcode, DL, NewVT, V0_LO, V0_HI);
6347     if (!isUndefHI && V1->getOpcode() != ISD::UNDEF)
6348       HI = DAG.getNode(X86Opcode, DL, NewVT, V1_LO, V1_HI);
6349   } else {
6350     // Don't emit a horizontal binop if the result is expected to be UNDEF.
6351     if (!isUndefLO && (V0_LO->getOpcode() != ISD::UNDEF ||
6352                        V1_LO->getOpcode() != ISD::UNDEF))
6353       LO = DAG.getNode(X86Opcode, DL, NewVT, V0_LO, V1_LO);
6354
6355     if (!isUndefHI && (V0_HI->getOpcode() != ISD::UNDEF ||
6356                        V1_HI->getOpcode() != ISD::UNDEF))
6357       HI = DAG.getNode(X86Opcode, DL, NewVT, V0_HI, V1_HI);
6358   }
6359
6360   return DAG.getNode(ISD::CONCAT_VECTORS, DL, VT, LO, HI);
6361 }
6362
6363 /// \brief Try to fold a build_vector that performs an 'addsub' into the
6364 /// sequence of 'vadd + vsub + blendi'.
6365 static SDValue matchAddSub(const BuildVectorSDNode *BV, SelectionDAG &DAG,
6366                            const X86Subtarget *Subtarget) {
6367   SDLoc DL(BV);
6368   EVT VT = BV->getValueType(0);
6369   unsigned NumElts = VT.getVectorNumElements();
6370   SDValue InVec0 = DAG.getUNDEF(VT);
6371   SDValue InVec1 = DAG.getUNDEF(VT);
6372
6373   assert((VT == MVT::v8f32 || VT == MVT::v4f64 || VT == MVT::v4f32 ||
6374           VT == MVT::v2f64) && "build_vector with an invalid type found!");
6375
6376   // Don't try to emit a VSELECT that cannot be lowered into a blend.
6377   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
6378   if (!TLI.isOperationLegalOrCustom(ISD::VSELECT, VT))
6379     return SDValue();
6380
6381   // Odd-numbered elements in the input build vector are obtained from
6382   // adding two integer/float elements.
6383   // Even-numbered elements in the input build vector are obtained from
6384   // subtracting two integer/float elements.
6385   unsigned ExpectedOpcode = ISD::FSUB;
6386   unsigned NextExpectedOpcode = ISD::FADD;
6387   bool AddFound = false;
6388   bool SubFound = false;
6389
6390   for (unsigned i = 0, e = NumElts; i != e; i++) {
6391     SDValue Op = BV->getOperand(i);
6392       
6393     // Skip 'undef' values.
6394     unsigned Opcode = Op.getOpcode();
6395     if (Opcode == ISD::UNDEF) {
6396       std::swap(ExpectedOpcode, NextExpectedOpcode);
6397       continue;
6398     }
6399       
6400     // Early exit if we found an unexpected opcode.
6401     if (Opcode != ExpectedOpcode)
6402       return SDValue();
6403
6404     SDValue Op0 = Op.getOperand(0);
6405     SDValue Op1 = Op.getOperand(1);
6406
6407     // Try to match the following pattern:
6408     // (BINOP (extract_vector_elt A, i), (extract_vector_elt B, i))
6409     // Early exit if we cannot match that sequence.
6410     if (Op0.getOpcode() != ISD::EXTRACT_VECTOR_ELT ||
6411         Op1.getOpcode() != ISD::EXTRACT_VECTOR_ELT ||
6412         !isa<ConstantSDNode>(Op0.getOperand(1)) ||
6413         !isa<ConstantSDNode>(Op1.getOperand(1)) ||
6414         Op0.getOperand(1) != Op1.getOperand(1))
6415       return SDValue();
6416
6417     unsigned I0 = cast<ConstantSDNode>(Op0.getOperand(1))->getZExtValue();
6418     if (I0 != i)
6419       return SDValue();
6420
6421     // We found a valid add/sub node. Update the information accordingly.
6422     if (i & 1)
6423       AddFound = true;
6424     else
6425       SubFound = true;
6426
6427     // Update InVec0 and InVec1.
6428     if (InVec0.getOpcode() == ISD::UNDEF)
6429       InVec0 = Op0.getOperand(0);
6430     if (InVec1.getOpcode() == ISD::UNDEF)
6431       InVec1 = Op1.getOperand(0);
6432
6433     // Make sure that operands in input to each add/sub node always
6434     // come from a same pair of vectors.
6435     if (InVec0 != Op0.getOperand(0)) {
6436       if (ExpectedOpcode == ISD::FSUB)
6437         return SDValue();
6438
6439       // FADD is commutable. Try to commute the operands
6440       // and then test again.
6441       std::swap(Op0, Op1);
6442       if (InVec0 != Op0.getOperand(0))
6443         return SDValue();
6444     }
6445
6446     if (InVec1 != Op1.getOperand(0))
6447       return SDValue();
6448
6449     // Update the pair of expected opcodes.
6450     std::swap(ExpectedOpcode, NextExpectedOpcode);
6451   }
6452
6453   // Don't try to fold this build_vector into a VSELECT if it has
6454   // too many UNDEF operands.
6455   if (AddFound && SubFound && InVec0.getOpcode() != ISD::UNDEF &&
6456       InVec1.getOpcode() != ISD::UNDEF) {
6457     // Emit a sequence of vector add and sub followed by a VSELECT.
6458     // The new VSELECT will be lowered into a BLENDI.
6459     // At ISel stage, we pattern-match the sequence 'add + sub + BLENDI'
6460     // and emit a single ADDSUB instruction.
6461     SDValue Sub = DAG.getNode(ExpectedOpcode, DL, VT, InVec0, InVec1);
6462     SDValue Add = DAG.getNode(NextExpectedOpcode, DL, VT, InVec0, InVec1);
6463
6464     // Construct the VSELECT mask.
6465     EVT MaskVT = VT.changeVectorElementTypeToInteger();
6466     EVT SVT = MaskVT.getVectorElementType();
6467     unsigned SVTBits = SVT.getSizeInBits();
6468     SmallVector<SDValue, 8> Ops;
6469
6470     for (unsigned i = 0, e = NumElts; i != e; ++i) {
6471       APInt Value = i & 1 ? APInt::getNullValue(SVTBits) :
6472                             APInt::getAllOnesValue(SVTBits);
6473       SDValue Constant = DAG.getConstant(Value, SVT);
6474       Ops.push_back(Constant);
6475     }
6476
6477     SDValue Mask = DAG.getNode(ISD::BUILD_VECTOR, DL, MaskVT, Ops);
6478     return DAG.getSelect(DL, VT, Mask, Sub, Add);
6479   }
6480   
6481   return SDValue();
6482 }
6483
6484 static SDValue PerformBUILD_VECTORCombine(SDNode *N, SelectionDAG &DAG,
6485                                           const X86Subtarget *Subtarget) {
6486   SDLoc DL(N);
6487   EVT VT = N->getValueType(0);
6488   unsigned NumElts = VT.getVectorNumElements();
6489   BuildVectorSDNode *BV = cast<BuildVectorSDNode>(N);
6490   SDValue InVec0, InVec1;
6491
6492   // Try to match an ADDSUB.
6493   if ((Subtarget->hasSSE3() && (VT == MVT::v4f32 || VT == MVT::v2f64)) ||
6494       (Subtarget->hasAVX() && (VT == MVT::v8f32 || VT == MVT::v4f64))) {
6495     SDValue Value = matchAddSub(BV, DAG, Subtarget);
6496     if (Value.getNode())
6497       return Value;
6498   }
6499
6500   // Try to match horizontal ADD/SUB.
6501   unsigned NumUndefsLO = 0;
6502   unsigned NumUndefsHI = 0;
6503   unsigned Half = NumElts/2;
6504
6505   // Count the number of UNDEF operands in the build_vector in input.
6506   for (unsigned i = 0, e = Half; i != e; ++i)
6507     if (BV->getOperand(i)->getOpcode() == ISD::UNDEF)
6508       NumUndefsLO++;
6509
6510   for (unsigned i = Half, e = NumElts; i != e; ++i)
6511     if (BV->getOperand(i)->getOpcode() == ISD::UNDEF)
6512       NumUndefsHI++;
6513
6514   // Early exit if this is either a build_vector of all UNDEFs or all the
6515   // operands but one are UNDEF.
6516   if (NumUndefsLO + NumUndefsHI + 1 >= NumElts)
6517     return SDValue();
6518
6519   if ((VT == MVT::v4f32 || VT == MVT::v2f64) && Subtarget->hasSSE3()) {
6520     // Try to match an SSE3 float HADD/HSUB.
6521     if (isHorizontalBinOp(BV, ISD::FADD, DAG, 0, NumElts, InVec0, InVec1))
6522       return DAG.getNode(X86ISD::FHADD, DL, VT, InVec0, InVec1);
6523     
6524     if (isHorizontalBinOp(BV, ISD::FSUB, DAG, 0, NumElts, InVec0, InVec1))
6525       return DAG.getNode(X86ISD::FHSUB, DL, VT, InVec0, InVec1);
6526   } else if ((VT == MVT::v4i32 || VT == MVT::v8i16) && Subtarget->hasSSSE3()) {
6527     // Try to match an SSSE3 integer HADD/HSUB.
6528     if (isHorizontalBinOp(BV, ISD::ADD, DAG, 0, NumElts, InVec0, InVec1))
6529       return DAG.getNode(X86ISD::HADD, DL, VT, InVec0, InVec1);
6530     
6531     if (isHorizontalBinOp(BV, ISD::SUB, DAG, 0, NumElts, InVec0, InVec1))
6532       return DAG.getNode(X86ISD::HSUB, DL, VT, InVec0, InVec1);
6533   }
6534   
6535   if (!Subtarget->hasAVX())
6536     return SDValue();
6537
6538   if ((VT == MVT::v8f32 || VT == MVT::v4f64)) {
6539     // Try to match an AVX horizontal add/sub of packed single/double
6540     // precision floating point values from 256-bit vectors.
6541     SDValue InVec2, InVec3;
6542     if (isHorizontalBinOp(BV, ISD::FADD, DAG, 0, Half, InVec0, InVec1) &&
6543         isHorizontalBinOp(BV, ISD::FADD, DAG, Half, NumElts, InVec2, InVec3) &&
6544         ((InVec0.getOpcode() == ISD::UNDEF ||
6545           InVec2.getOpcode() == ISD::UNDEF) || InVec0 == InVec2) &&
6546         ((InVec1.getOpcode() == ISD::UNDEF ||
6547           InVec3.getOpcode() == ISD::UNDEF) || InVec1 == InVec3))
6548       return DAG.getNode(X86ISD::FHADD, DL, VT, InVec0, InVec1);
6549
6550     if (isHorizontalBinOp(BV, ISD::FSUB, DAG, 0, Half, InVec0, InVec1) &&
6551         isHorizontalBinOp(BV, ISD::FSUB, DAG, Half, NumElts, InVec2, InVec3) &&
6552         ((InVec0.getOpcode() == ISD::UNDEF ||
6553           InVec2.getOpcode() == ISD::UNDEF) || InVec0 == InVec2) &&
6554         ((InVec1.getOpcode() == ISD::UNDEF ||
6555           InVec3.getOpcode() == ISD::UNDEF) || InVec1 == InVec3))
6556       return DAG.getNode(X86ISD::FHSUB, DL, VT, InVec0, InVec1);
6557   } else if (VT == MVT::v8i32 || VT == MVT::v16i16) {
6558     // Try to match an AVX2 horizontal add/sub of signed integers.
6559     SDValue InVec2, InVec3;
6560     unsigned X86Opcode;
6561     bool CanFold = true;
6562
6563     if (isHorizontalBinOp(BV, ISD::ADD, DAG, 0, Half, InVec0, InVec1) &&
6564         isHorizontalBinOp(BV, ISD::ADD, DAG, Half, NumElts, InVec2, InVec3) &&
6565         ((InVec0.getOpcode() == ISD::UNDEF ||
6566           InVec2.getOpcode() == ISD::UNDEF) || InVec0 == InVec2) &&
6567         ((InVec1.getOpcode() == ISD::UNDEF ||
6568           InVec3.getOpcode() == ISD::UNDEF) || InVec1 == InVec3))
6569       X86Opcode = X86ISD::HADD;
6570     else if (isHorizontalBinOp(BV, ISD::SUB, DAG, 0, Half, InVec0, InVec1) &&
6571         isHorizontalBinOp(BV, ISD::SUB, DAG, Half, NumElts, InVec2, InVec3) &&
6572         ((InVec0.getOpcode() == ISD::UNDEF ||
6573           InVec2.getOpcode() == ISD::UNDEF) || InVec0 == InVec2) &&
6574         ((InVec1.getOpcode() == ISD::UNDEF ||
6575           InVec3.getOpcode() == ISD::UNDEF) || InVec1 == InVec3))
6576       X86Opcode = X86ISD::HSUB;
6577     else
6578       CanFold = false;
6579
6580     if (CanFold) {
6581       // Fold this build_vector into a single horizontal add/sub.
6582       // Do this only if the target has AVX2.
6583       if (Subtarget->hasAVX2())
6584         return DAG.getNode(X86Opcode, DL, VT, InVec0, InVec1);
6585  
6586       // Do not try to expand this build_vector into a pair of horizontal
6587       // add/sub if we can emit a pair of scalar add/sub.
6588       if (NumUndefsLO + 1 == Half || NumUndefsHI + 1 == Half)
6589         return SDValue();
6590
6591       // Convert this build_vector into a pair of horizontal binop followed by
6592       // a concat vector.
6593       bool isUndefLO = NumUndefsLO == Half;
6594       bool isUndefHI = NumUndefsHI == Half;
6595       return ExpandHorizontalBinOp(InVec0, InVec1, DL, DAG, X86Opcode, false,
6596                                    isUndefLO, isUndefHI);
6597     }
6598   }
6599
6600   if ((VT == MVT::v8f32 || VT == MVT::v4f64 || VT == MVT::v8i32 ||
6601        VT == MVT::v16i16) && Subtarget->hasAVX()) {
6602     unsigned X86Opcode;
6603     if (isHorizontalBinOp(BV, ISD::ADD, DAG, 0, NumElts, InVec0, InVec1))
6604       X86Opcode = X86ISD::HADD;
6605     else if (isHorizontalBinOp(BV, ISD::SUB, DAG, 0, NumElts, InVec0, InVec1))
6606       X86Opcode = X86ISD::HSUB;
6607     else if (isHorizontalBinOp(BV, ISD::FADD, DAG, 0, NumElts, InVec0, InVec1))
6608       X86Opcode = X86ISD::FHADD;
6609     else if (isHorizontalBinOp(BV, ISD::FSUB, DAG, 0, NumElts, InVec0, InVec1))
6610       X86Opcode = X86ISD::FHSUB;
6611     else
6612       return SDValue();
6613
6614     // Don't try to expand this build_vector into a pair of horizontal add/sub
6615     // if we can simply emit a pair of scalar add/sub.
6616     if (NumUndefsLO + 1 == Half || NumUndefsHI + 1 == Half)
6617       return SDValue();
6618
6619     // Convert this build_vector into two horizontal add/sub followed by
6620     // a concat vector.
6621     bool isUndefLO = NumUndefsLO == Half;
6622     bool isUndefHI = NumUndefsHI == Half;
6623     return ExpandHorizontalBinOp(InVec0, InVec1, DL, DAG, X86Opcode, true,
6624                                  isUndefLO, isUndefHI);
6625   }
6626
6627   return SDValue();
6628 }
6629
6630 SDValue
6631 X86TargetLowering::LowerBUILD_VECTOR(SDValue Op, SelectionDAG &DAG) const {
6632   SDLoc dl(Op);
6633
6634   MVT VT = Op.getSimpleValueType();
6635   MVT ExtVT = VT.getVectorElementType();
6636   unsigned NumElems = Op.getNumOperands();
6637
6638   // Generate vectors for predicate vectors.
6639   if (VT.getScalarType() == MVT::i1 && Subtarget->hasAVX512())
6640     return LowerBUILD_VECTORvXi1(Op, DAG);
6641
6642   // Vectors containing all zeros can be matched by pxor and xorps later
6643   if (ISD::isBuildVectorAllZeros(Op.getNode())) {
6644     // Canonicalize this to <4 x i32> to 1) ensure the zero vectors are CSE'd
6645     // and 2) ensure that i64 scalars are eliminated on x86-32 hosts.
6646     if (VT == MVT::v4i32 || VT == MVT::v8i32 || VT == MVT::v16i32)
6647       return Op;
6648
6649     return getZeroVector(VT, Subtarget, DAG, dl);
6650   }
6651
6652   // Vectors containing all ones can be matched by pcmpeqd on 128-bit width
6653   // vectors or broken into v4i32 operations on 256-bit vectors. AVX2 can use
6654   // vpcmpeqd on 256-bit vectors.
6655   if (Subtarget->hasSSE2() && ISD::isBuildVectorAllOnes(Op.getNode())) {
6656     if (VT == MVT::v4i32 || (VT == MVT::v8i32 && Subtarget->hasInt256()))
6657       return Op;
6658
6659     if (!VT.is512BitVector())
6660       return getOnesVector(VT, Subtarget->hasInt256(), DAG, dl);
6661   }
6662
6663   SDValue Broadcast = LowerVectorBroadcast(Op, Subtarget, DAG);
6664   if (Broadcast.getNode())
6665     return Broadcast;
6666
6667   unsigned EVTBits = ExtVT.getSizeInBits();
6668
6669   unsigned NumZero  = 0;
6670   unsigned NumNonZero = 0;
6671   unsigned NonZeros = 0;
6672   bool IsAllConstants = true;
6673   SmallSet<SDValue, 8> Values;
6674   for (unsigned i = 0; i < NumElems; ++i) {
6675     SDValue Elt = Op.getOperand(i);
6676     if (Elt.getOpcode() == ISD::UNDEF)
6677       continue;
6678     Values.insert(Elt);
6679     if (Elt.getOpcode() != ISD::Constant &&
6680         Elt.getOpcode() != ISD::ConstantFP)
6681       IsAllConstants = false;
6682     if (X86::isZeroNode(Elt))
6683       NumZero++;
6684     else {
6685       NonZeros |= (1 << i);
6686       NumNonZero++;
6687     }
6688   }
6689
6690   // All undef vector. Return an UNDEF.  All zero vectors were handled above.
6691   if (NumNonZero == 0)
6692     return DAG.getUNDEF(VT);
6693
6694   // Special case for single non-zero, non-undef, element.
6695   if (NumNonZero == 1) {
6696     unsigned Idx = countTrailingZeros(NonZeros);
6697     SDValue Item = Op.getOperand(Idx);
6698
6699     // If this is an insertion of an i64 value on x86-32, and if the top bits of
6700     // the value are obviously zero, truncate the value to i32 and do the
6701     // insertion that way.  Only do this if the value is non-constant or if the
6702     // value is a constant being inserted into element 0.  It is cheaper to do
6703     // a constant pool load than it is to do a movd + shuffle.
6704     if (ExtVT == MVT::i64 && !Subtarget->is64Bit() &&
6705         (!IsAllConstants || Idx == 0)) {
6706       if (DAG.MaskedValueIsZero(Item, APInt::getBitsSet(64, 32, 64))) {
6707         // Handle SSE only.
6708         assert(VT == MVT::v2i64 && "Expected an SSE value type!");
6709         EVT VecVT = MVT::v4i32;
6710         unsigned VecElts = 4;
6711
6712         // Truncate the value (which may itself be a constant) to i32, and
6713         // convert it to a vector with movd (S2V+shuffle to zero extend).
6714         Item = DAG.getNode(ISD::TRUNCATE, dl, MVT::i32, Item);
6715         Item = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, VecVT, Item);
6716         Item = getShuffleVectorZeroOrUndef(Item, 0, true, Subtarget, DAG);
6717
6718         // Now we have our 32-bit value zero extended in the low element of
6719         // a vector.  If Idx != 0, swizzle it into place.
6720         if (Idx != 0) {
6721           SmallVector<int, 4> Mask;
6722           Mask.push_back(Idx);
6723           for (unsigned i = 1; i != VecElts; ++i)
6724             Mask.push_back(i);
6725           Item = DAG.getVectorShuffle(VecVT, dl, Item, DAG.getUNDEF(VecVT),
6726                                       &Mask[0]);
6727         }
6728         return DAG.getNode(ISD::BITCAST, dl, VT, Item);
6729       }
6730     }
6731
6732     // If we have a constant or non-constant insertion into the low element of
6733     // a vector, we can do this with SCALAR_TO_VECTOR + shuffle of zero into
6734     // the rest of the elements.  This will be matched as movd/movq/movss/movsd
6735     // depending on what the source datatype is.
6736     if (Idx == 0) {
6737       if (NumZero == 0)
6738         return DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, VT, Item);
6739
6740       if (ExtVT == MVT::i32 || ExtVT == MVT::f32 || ExtVT == MVT::f64 ||
6741           (ExtVT == MVT::i64 && Subtarget->is64Bit())) {
6742         if (VT.is256BitVector() || VT.is512BitVector()) {
6743           SDValue ZeroVec = getZeroVector(VT, Subtarget, DAG, dl);
6744           return DAG.getNode(ISD::INSERT_VECTOR_ELT, dl, VT, ZeroVec,
6745                              Item, DAG.getIntPtrConstant(0));
6746         }
6747         assert(VT.is128BitVector() && "Expected an SSE value type!");
6748         Item = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, VT, Item);
6749         // Turn it into a MOVL (i.e. movss, movsd, or movd) to a zero vector.
6750         return getShuffleVectorZeroOrUndef(Item, 0, true, Subtarget, DAG);
6751       }
6752
6753       if (ExtVT == MVT::i16 || ExtVT == MVT::i8) {
6754         Item = DAG.getNode(ISD::ZERO_EXTEND, dl, MVT::i32, Item);
6755         Item = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, MVT::v4i32, Item);
6756         if (VT.is256BitVector()) {
6757           SDValue ZeroVec = getZeroVector(MVT::v8i32, Subtarget, DAG, dl);
6758           Item = Insert128BitVector(ZeroVec, Item, 0, DAG, dl);
6759         } else {
6760           assert(VT.is128BitVector() && "Expected an SSE value type!");
6761           Item = getShuffleVectorZeroOrUndef(Item, 0, true, Subtarget, DAG);
6762         }
6763         return DAG.getNode(ISD::BITCAST, dl, VT, Item);
6764       }
6765     }
6766
6767     // Is it a vector logical left shift?
6768     if (NumElems == 2 && Idx == 1 &&
6769         X86::isZeroNode(Op.getOperand(0)) &&
6770         !X86::isZeroNode(Op.getOperand(1))) {
6771       unsigned NumBits = VT.getSizeInBits();
6772       return getVShift(true, VT,
6773                        DAG.getNode(ISD::SCALAR_TO_VECTOR, dl,
6774                                    VT, Op.getOperand(1)),
6775                        NumBits/2, DAG, *this, dl);
6776     }
6777
6778     if (IsAllConstants) // Otherwise, it's better to do a constpool load.
6779       return SDValue();
6780
6781     // Otherwise, if this is a vector with i32 or f32 elements, and the element
6782     // is a non-constant being inserted into an element other than the low one,
6783     // we can't use a constant pool load.  Instead, use SCALAR_TO_VECTOR (aka
6784     // movd/movss) to move this into the low element, then shuffle it into
6785     // place.
6786     if (EVTBits == 32) {
6787       Item = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, VT, Item);
6788
6789       // Turn it into a shuffle of zero and zero-extended scalar to vector.
6790       Item = getShuffleVectorZeroOrUndef(Item, 0, NumZero > 0, Subtarget, DAG);
6791       SmallVector<int, 8> MaskVec;
6792       for (unsigned i = 0; i != NumElems; ++i)
6793         MaskVec.push_back(i == Idx ? 0 : 1);
6794       return DAG.getVectorShuffle(VT, dl, Item, DAG.getUNDEF(VT), &MaskVec[0]);
6795     }
6796   }
6797
6798   // Splat is obviously ok. Let legalizer expand it to a shuffle.
6799   if (Values.size() == 1) {
6800     if (EVTBits == 32) {
6801       // Instead of a shuffle like this:
6802       // shuffle (scalar_to_vector (load (ptr + 4))), undef, <0, 0, 0, 0>
6803       // Check if it's possible to issue this instead.
6804       // shuffle (vload ptr)), undef, <1, 1, 1, 1>
6805       unsigned Idx = countTrailingZeros(NonZeros);
6806       SDValue Item = Op.getOperand(Idx);
6807       if (Op.getNode()->isOnlyUserOf(Item.getNode()))
6808         return LowerAsSplatVectorLoad(Item, VT, dl, DAG);
6809     }
6810     return SDValue();
6811   }
6812
6813   // A vector full of immediates; various special cases are already
6814   // handled, so this is best done with a single constant-pool load.
6815   if (IsAllConstants)
6816     return SDValue();
6817
6818   // For AVX-length vectors, build the individual 128-bit pieces and use
6819   // shuffles to put them in place.
6820   if (VT.is256BitVector() || VT.is512BitVector()) {
6821     SmallVector<SDValue, 64> V;
6822     for (unsigned i = 0; i != NumElems; ++i)
6823       V.push_back(Op.getOperand(i));
6824
6825     EVT HVT = EVT::getVectorVT(*DAG.getContext(), ExtVT, NumElems/2);
6826
6827     // Build both the lower and upper subvector.
6828     SDValue Lower = DAG.getNode(ISD::BUILD_VECTOR, dl, HVT,
6829                                 makeArrayRef(&V[0], NumElems/2));
6830     SDValue Upper = DAG.getNode(ISD::BUILD_VECTOR, dl, HVT,
6831                                 makeArrayRef(&V[NumElems / 2], NumElems/2));
6832
6833     // Recreate the wider vector with the lower and upper part.
6834     if (VT.is256BitVector())
6835       return Concat128BitVectors(Lower, Upper, VT, NumElems, DAG, dl);
6836     return Concat256BitVectors(Lower, Upper, VT, NumElems, DAG, dl);
6837   }
6838
6839   // Let legalizer expand 2-wide build_vectors.
6840   if (EVTBits == 64) {
6841     if (NumNonZero == 1) {
6842       // One half is zero or undef.
6843       unsigned Idx = countTrailingZeros(NonZeros);
6844       SDValue V2 = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, VT,
6845                                  Op.getOperand(Idx));
6846       return getShuffleVectorZeroOrUndef(V2, Idx, true, Subtarget, DAG);
6847     }
6848     return SDValue();
6849   }
6850
6851   // If element VT is < 32 bits, convert it to inserts into a zero vector.
6852   if (EVTBits == 8 && NumElems == 16) {
6853     SDValue V = LowerBuildVectorv16i8(Op, NonZeros,NumNonZero,NumZero, DAG,
6854                                         Subtarget, *this);
6855     if (V.getNode()) return V;
6856   }
6857
6858   if (EVTBits == 16 && NumElems == 8) {
6859     SDValue V = LowerBuildVectorv8i16(Op, NonZeros,NumNonZero,NumZero, DAG,
6860                                       Subtarget, *this);
6861     if (V.getNode()) return V;
6862   }
6863
6864   // If element VT is == 32 bits and has 4 elems, try to generate an INSERTPS
6865   if (EVTBits == 32 && NumElems == 4) {
6866     SDValue V = LowerBuildVectorv4x32(Op, NumElems, NonZeros, NumNonZero,
6867                                       NumZero, DAG, Subtarget, *this);
6868     if (V.getNode())
6869       return V;
6870   }
6871
6872   // If element VT is == 32 bits, turn it into a number of shuffles.
6873   SmallVector<SDValue, 8> V(NumElems);
6874   if (NumElems == 4 && NumZero > 0) {
6875     for (unsigned i = 0; i < 4; ++i) {
6876       bool isZero = !(NonZeros & (1 << i));
6877       if (isZero)
6878         V[i] = getZeroVector(VT, Subtarget, DAG, dl);
6879       else
6880         V[i] = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, VT, Op.getOperand(i));
6881     }
6882
6883     for (unsigned i = 0; i < 2; ++i) {
6884       switch ((NonZeros & (0x3 << i*2)) >> (i*2)) {
6885         default: break;
6886         case 0:
6887           V[i] = V[i*2];  // Must be a zero vector.
6888           break;
6889         case 1:
6890           V[i] = getMOVL(DAG, dl, VT, V[i*2+1], V[i*2]);
6891           break;
6892         case 2:
6893           V[i] = getMOVL(DAG, dl, VT, V[i*2], V[i*2+1]);
6894           break;
6895         case 3:
6896           V[i] = getUnpackl(DAG, dl, VT, V[i*2], V[i*2+1]);
6897           break;
6898       }
6899     }
6900
6901     bool Reverse1 = (NonZeros & 0x3) == 2;
6902     bool Reverse2 = ((NonZeros & (0x3 << 2)) >> 2) == 2;
6903     int MaskVec[] = {
6904       Reverse1 ? 1 : 0,
6905       Reverse1 ? 0 : 1,
6906       static_cast<int>(Reverse2 ? NumElems+1 : NumElems),
6907       static_cast<int>(Reverse2 ? NumElems   : NumElems+1)
6908     };
6909     return DAG.getVectorShuffle(VT, dl, V[0], V[1], &MaskVec[0]);
6910   }
6911
6912   if (Values.size() > 1 && VT.is128BitVector()) {
6913     // Check for a build vector of consecutive loads.
6914     for (unsigned i = 0; i < NumElems; ++i)
6915       V[i] = Op.getOperand(i);
6916
6917     // Check for elements which are consecutive loads.
6918     SDValue LD = EltsFromConsecutiveLoads(VT, V, dl, DAG, false);
6919     if (LD.getNode())
6920       return LD;
6921
6922     // Check for a build vector from mostly shuffle plus few inserting.
6923     SDValue Sh = buildFromShuffleMostly(Op, DAG);
6924     if (Sh.getNode())
6925       return Sh;
6926
6927     // For SSE 4.1, use insertps to put the high elements into the low element.
6928     if (getSubtarget()->hasSSE41()) {
6929       SDValue Result;
6930       if (Op.getOperand(0).getOpcode() != ISD::UNDEF)
6931         Result = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, VT, Op.getOperand(0));
6932       else
6933         Result = DAG.getUNDEF(VT);
6934
6935       for (unsigned i = 1; i < NumElems; ++i) {
6936         if (Op.getOperand(i).getOpcode() == ISD::UNDEF) continue;
6937         Result = DAG.getNode(ISD::INSERT_VECTOR_ELT, dl, VT, Result,
6938                              Op.getOperand(i), DAG.getIntPtrConstant(i));
6939       }
6940       return Result;
6941     }
6942
6943     // Otherwise, expand into a number of unpckl*, start by extending each of
6944     // our (non-undef) elements to the full vector width with the element in the
6945     // bottom slot of the vector (which generates no code for SSE).
6946     for (unsigned i = 0; i < NumElems; ++i) {
6947       if (Op.getOperand(i).getOpcode() != ISD::UNDEF)
6948         V[i] = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, VT, Op.getOperand(i));
6949       else
6950         V[i] = DAG.getUNDEF(VT);
6951     }
6952
6953     // Next, we iteratively mix elements, e.g. for v4f32:
6954     //   Step 1: unpcklps 0, 2 ==> X: <?, ?, 2, 0>
6955     //         : unpcklps 1, 3 ==> Y: <?, ?, 3, 1>
6956     //   Step 2: unpcklps X, Y ==>    <3, 2, 1, 0>
6957     unsigned EltStride = NumElems >> 1;
6958     while (EltStride != 0) {
6959       for (unsigned i = 0; i < EltStride; ++i) {
6960         // If V[i+EltStride] is undef and this is the first round of mixing,
6961         // then it is safe to just drop this shuffle: V[i] is already in the
6962         // right place, the one element (since it's the first round) being
6963         // inserted as undef can be dropped.  This isn't safe for successive
6964         // rounds because they will permute elements within both vectors.
6965         if (V[i+EltStride].getOpcode() == ISD::UNDEF &&
6966             EltStride == NumElems/2)
6967           continue;
6968
6969         V[i] = getUnpackl(DAG, dl, VT, V[i], V[i + EltStride]);
6970       }
6971       EltStride >>= 1;
6972     }
6973     return V[0];
6974   }
6975   return SDValue();
6976 }
6977
6978 // LowerAVXCONCAT_VECTORS - 256-bit AVX can use the vinsertf128 instruction
6979 // to create 256-bit vectors from two other 128-bit ones.
6980 static SDValue LowerAVXCONCAT_VECTORS(SDValue Op, SelectionDAG &DAG) {
6981   SDLoc dl(Op);
6982   MVT ResVT = Op.getSimpleValueType();
6983
6984   assert((ResVT.is256BitVector() ||
6985           ResVT.is512BitVector()) && "Value type must be 256-/512-bit wide");
6986
6987   SDValue V1 = Op.getOperand(0);
6988   SDValue V2 = Op.getOperand(1);
6989   unsigned NumElems = ResVT.getVectorNumElements();
6990   if(ResVT.is256BitVector())
6991     return Concat128BitVectors(V1, V2, ResVT, NumElems, DAG, dl);
6992
6993   if (Op.getNumOperands() == 4) {
6994     MVT HalfVT = MVT::getVectorVT(ResVT.getScalarType(),
6995                                 ResVT.getVectorNumElements()/2);
6996     SDValue V3 = Op.getOperand(2);
6997     SDValue V4 = Op.getOperand(3);
6998     return Concat256BitVectors(Concat128BitVectors(V1, V2, HalfVT, NumElems/2, DAG, dl),
6999       Concat128BitVectors(V3, V4, HalfVT, NumElems/2, DAG, dl), ResVT, NumElems, DAG, dl);
7000   }
7001   return Concat256BitVectors(V1, V2, ResVT, NumElems, DAG, dl);
7002 }
7003
7004 static SDValue LowerCONCAT_VECTORS(SDValue Op, SelectionDAG &DAG) {
7005   MVT LLVM_ATTRIBUTE_UNUSED VT = Op.getSimpleValueType();
7006   assert((VT.is256BitVector() && Op.getNumOperands() == 2) ||
7007          (VT.is512BitVector() && (Op.getNumOperands() == 2 ||
7008           Op.getNumOperands() == 4)));
7009
7010   // AVX can use the vinsertf128 instruction to create 256-bit vectors
7011   // from two other 128-bit ones.
7012
7013   // 512-bit vector may contain 2 256-bit vectors or 4 128-bit vectors
7014   return LowerAVXCONCAT_VECTORS(Op, DAG);
7015 }
7016
7017
7018 //===----------------------------------------------------------------------===//
7019 // Vector shuffle lowering
7020 //
7021 // This is an experimental code path for lowering vector shuffles on x86. It is
7022 // designed to handle arbitrary vector shuffles and blends, gracefully
7023 // degrading performance as necessary. It works hard to recognize idiomatic
7024 // shuffles and lower them to optimal instruction patterns without leaving
7025 // a framework that allows reasonably efficient handling of all vector shuffle
7026 // patterns.
7027 //===----------------------------------------------------------------------===//
7028
7029 /// \brief Tiny helper function to identify a no-op mask.
7030 ///
7031 /// This is a somewhat boring predicate function. It checks whether the mask
7032 /// array input, which is assumed to be a single-input shuffle mask of the kind
7033 /// used by the X86 shuffle instructions (not a fully general
7034 /// ShuffleVectorSDNode mask) requires any shuffles to occur. Both undef and an
7035 /// in-place shuffle are 'no-op's.
7036 static bool isNoopShuffleMask(ArrayRef<int> Mask) {
7037   for (int i = 0, Size = Mask.size(); i < Size; ++i)
7038     if (Mask[i] != -1 && Mask[i] != i)
7039       return false;
7040   return true;
7041 }
7042
7043 /// \brief Helper function to classify a mask as a single-input mask.
7044 ///
7045 /// This isn't a generic single-input test because in the vector shuffle
7046 /// lowering we canonicalize single inputs to be the first input operand. This
7047 /// means we can more quickly test for a single input by only checking whether
7048 /// an input from the second operand exists. We also assume that the size of
7049 /// mask corresponds to the size of the input vectors which isn't true in the
7050 /// fully general case.
7051 static bool isSingleInputShuffleMask(ArrayRef<int> Mask) {
7052   for (int M : Mask)
7053     if (M >= (int)Mask.size())
7054       return false;
7055   return true;
7056 }
7057
7058 /// \brief Get a 4-lane 8-bit shuffle immediate for a mask.
7059 ///
7060 /// This helper function produces an 8-bit shuffle immediate corresponding to
7061 /// the ubiquitous shuffle encoding scheme used in x86 instructions for
7062 /// shuffling 4 lanes. It can be used with most of the PSHUF instructions for
7063 /// example.
7064 ///
7065 /// NB: We rely heavily on "undef" masks preserving the input lane.
7066 static SDValue getV4X86ShuffleImm8ForMask(ArrayRef<int> Mask,
7067                                           SelectionDAG &DAG) {
7068   assert(Mask.size() == 4 && "Only 4-lane shuffle masks");
7069   assert(Mask[0] >= -1 && Mask[0] < 4 && "Out of bound mask element!");
7070   assert(Mask[1] >= -1 && Mask[1] < 4 && "Out of bound mask element!");
7071   assert(Mask[2] >= -1 && Mask[2] < 4 && "Out of bound mask element!");
7072   assert(Mask[3] >= -1 && Mask[3] < 4 && "Out of bound mask element!");
7073
7074   unsigned Imm = 0;
7075   Imm |= (Mask[0] == -1 ? 0 : Mask[0]) << 0;
7076   Imm |= (Mask[1] == -1 ? 1 : Mask[1]) << 2;
7077   Imm |= (Mask[2] == -1 ? 2 : Mask[2]) << 4;
7078   Imm |= (Mask[3] == -1 ? 3 : Mask[3]) << 6;
7079   return DAG.getConstant(Imm, MVT::i8);
7080 }
7081
7082 /// \brief Handle lowering of 2-lane 64-bit floating point shuffles.
7083 ///
7084 /// This is the basis function for the 2-lane 64-bit shuffles as we have full
7085 /// support for floating point shuffles but not integer shuffles. These
7086 /// instructions will incur a domain crossing penalty on some chips though so
7087 /// it is better to avoid lowering through this for integer vectors where
7088 /// possible.
7089 static SDValue lowerV2F64VectorShuffle(SDValue Op, SDValue V1, SDValue V2,
7090                                        const X86Subtarget *Subtarget,
7091                                        SelectionDAG &DAG) {
7092   SDLoc DL(Op);
7093   assert(Op.getSimpleValueType() == MVT::v2f64 && "Bad shuffle type!");
7094   assert(V1.getSimpleValueType() == MVT::v2f64 && "Bad operand type!");
7095   assert(V2.getSimpleValueType() == MVT::v2f64 && "Bad operand type!");
7096   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(Op);
7097   ArrayRef<int> Mask = SVOp->getMask();
7098   assert(Mask.size() == 2 && "Unexpected mask size for v2 shuffle!");
7099
7100   if (isSingleInputShuffleMask(Mask)) {
7101     // Straight shuffle of a single input vector. Simulate this by using the
7102     // single input as both of the "inputs" to this instruction..
7103     unsigned SHUFPDMask = (Mask[0] == 1) | ((Mask[1] == 1) << 1);
7104     return DAG.getNode(X86ISD::SHUFP, SDLoc(Op), MVT::v2f64, V1, V1,
7105                        DAG.getConstant(SHUFPDMask, MVT::i8));
7106   }
7107   assert(Mask[0] >= 0 && Mask[0] < 2 && "Non-canonicalized blend!");
7108   assert(Mask[1] >= 2 && "Non-canonicalized blend!");
7109
7110   unsigned SHUFPDMask = (Mask[0] == 1) | (((Mask[1] - 2) == 1) << 1);
7111   return DAG.getNode(X86ISD::SHUFP, SDLoc(Op), MVT::v2f64, V1, V2,
7112                      DAG.getConstant(SHUFPDMask, MVT::i8));
7113 }
7114
7115 /// \brief Handle lowering of 2-lane 64-bit integer shuffles.
7116 ///
7117 /// Tries to lower a 2-lane 64-bit shuffle using shuffle operations provided by
7118 /// the integer unit to minimize domain crossing penalties. However, for blends
7119 /// it falls back to the floating point shuffle operation with appropriate bit
7120 /// casting.
7121 static SDValue lowerV2I64VectorShuffle(SDValue Op, SDValue V1, SDValue V2,
7122                                        const X86Subtarget *Subtarget,
7123                                        SelectionDAG &DAG) {
7124   SDLoc DL(Op);
7125   assert(Op.getSimpleValueType() == MVT::v2i64 && "Bad shuffle type!");
7126   assert(V1.getSimpleValueType() == MVT::v2i64 && "Bad operand type!");
7127   assert(V2.getSimpleValueType() == MVT::v2i64 && "Bad operand type!");
7128   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(Op);
7129   ArrayRef<int> Mask = SVOp->getMask();
7130   assert(Mask.size() == 2 && "Unexpected mask size for v2 shuffle!");
7131
7132   if (isSingleInputShuffleMask(Mask)) {
7133     // Straight shuffle of a single input vector. For everything from SSE2
7134     // onward this has a single fast instruction with no scary immediates.
7135     // We have to map the mask as it is actually a v4i32 shuffle instruction.
7136     V1 = DAG.getNode(ISD::BITCAST, DL, MVT::v4i32, V1);
7137     int WidenedMask[4] = {
7138         std::max(Mask[0], 0) * 2, std::max(Mask[0], 0) * 2 + 1,
7139         std::max(Mask[1], 0) * 2, std::max(Mask[1], 0) * 2 + 1};
7140     return DAG.getNode(
7141         ISD::BITCAST, DL, MVT::v2i64,
7142         DAG.getNode(X86ISD::PSHUFD, SDLoc(Op), MVT::v4i32, V1,
7143                     getV4X86ShuffleImm8ForMask(WidenedMask, DAG)));
7144   }
7145
7146   // We implement this with SHUFPD which is pretty lame because it will likely
7147   // incur 2 cycles of stall for integer vectors on Nehalem and older chips.
7148   // However, all the alternatives are still more cycles and newer chips don't
7149   // have this problem. It would be really nice if x86 had better shuffles here.
7150   V1 = DAG.getNode(ISD::BITCAST, DL, MVT::v2f64, V1);
7151   V2 = DAG.getNode(ISD::BITCAST, DL, MVT::v2f64, V2);
7152   return DAG.getNode(ISD::BITCAST, DL, MVT::v2i64,
7153                      DAG.getVectorShuffle(MVT::v2f64, DL, V1, V2, Mask));
7154 }
7155
7156 /// \brief Lower 4-lane 32-bit floating point shuffles.
7157 ///
7158 /// Uses instructions exclusively from the floating point unit to minimize
7159 /// domain crossing penalties, as these are sufficient to implement all v4f32
7160 /// shuffles.
7161 static SDValue lowerV4F32VectorShuffle(SDValue Op, SDValue V1, SDValue V2,
7162                                        const X86Subtarget *Subtarget,
7163                                        SelectionDAG &DAG) {
7164   SDLoc DL(Op);
7165   assert(Op.getSimpleValueType() == MVT::v4f32 && "Bad shuffle type!");
7166   assert(V1.getSimpleValueType() == MVT::v4f32 && "Bad operand type!");
7167   assert(V2.getSimpleValueType() == MVT::v4f32 && "Bad operand type!");
7168   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(Op);
7169   ArrayRef<int> Mask = SVOp->getMask();
7170   assert(Mask.size() == 4 && "Unexpected mask size for v4 shuffle!");
7171
7172   SDValue LowV = V1, HighV = V2;
7173   int NewMask[4] = {Mask[0], Mask[1], Mask[2], Mask[3]};
7174
7175   int NumV2Elements =
7176       std::count_if(Mask.begin(), Mask.end(), [](int M) { return M >= 4; });
7177
7178   if (NumV2Elements == 0)
7179     // Straight shuffle of a single input vector. We pass the input vector to
7180     // both operands to simulate this with a SHUFPS.
7181     return DAG.getNode(X86ISD::SHUFP, DL, MVT::v4f32, V1, V1,
7182                        getV4X86ShuffleImm8ForMask(Mask, DAG));
7183
7184   if (NumV2Elements == 1) {
7185     int V2Index =
7186         std::find_if(Mask.begin(), Mask.end(), [](int M) { return M >= 4; }) -
7187         Mask.begin();
7188     // Compute the index adjacent to V2Index and in the same half by toggling
7189     // the low bit.
7190     int V2AdjIndex = V2Index ^ 1;
7191
7192     if (Mask[V2AdjIndex] == -1) {
7193       // Handles all the cases where we have a single V2 element and an undef.
7194       // This will only ever happen in the high lanes because we commute the
7195       // vector otherwise.
7196       if (V2Index < 2)
7197         std::swap(LowV, HighV);
7198       NewMask[V2Index] -= 4;
7199     } else {
7200       // Handle the case where the V2 element ends up adjacent to a V1 element.
7201       // To make this work, blend them together as the first step.
7202       int V1Index = V2AdjIndex;
7203       int BlendMask[4] = {Mask[V2Index] - 4, 0, Mask[V1Index], 0};
7204       V2 = DAG.getNode(X86ISD::SHUFP, DL, MVT::v4f32, V2, V1,
7205                        getV4X86ShuffleImm8ForMask(BlendMask, DAG));
7206
7207       // Now proceed to reconstruct the final blend as we have the necessary
7208       // high or low half formed.
7209       if (V2Index < 2) {
7210         LowV = V2;
7211         HighV = V1;
7212       } else {
7213         HighV = V2;
7214       }
7215       NewMask[V1Index] = 2; // We put the V1 element in V2[2].
7216       NewMask[V2Index] = 0; // We shifted the V2 element into V2[0].
7217     }
7218   } else if (NumV2Elements == 2) {
7219     if (Mask[0] < 4 && Mask[1] < 4) {
7220       // Handle the easy case where we have V1 in the low lanes and V2 in the
7221       // high lanes. We never see this reversed because we sort the shuffle.
7222       NewMask[2] -= 4;
7223       NewMask[3] -= 4;
7224     } else {
7225       // We have a mixture of V1 and V2 in both low and high lanes. Rather than
7226       // trying to place elements directly, just blend them and set up the final
7227       // shuffle to place them.
7228
7229       // The first two blend mask elements are for V1, the second two are for
7230       // V2.
7231       int BlendMask[4] = {Mask[0] < 4 ? Mask[0] : Mask[1],
7232                           Mask[2] < 4 ? Mask[2] : Mask[3],
7233                           (Mask[0] >= 4 ? Mask[0] : Mask[1]) - 4,
7234                           (Mask[2] >= 4 ? Mask[2] : Mask[3]) - 4};
7235       V1 = DAG.getNode(X86ISD::SHUFP, DL, MVT::v4f32, V1, V2,
7236                        getV4X86ShuffleImm8ForMask(BlendMask, DAG));
7237
7238       // Now we do a normal shuffle of V1 by giving V1 as both operands to
7239       // a blend.
7240       LowV = HighV = V1;
7241       NewMask[0] = Mask[0] < 4 ? 0 : 2;
7242       NewMask[1] = Mask[0] < 4 ? 2 : 0;
7243       NewMask[2] = Mask[2] < 4 ? 1 : 3;
7244       NewMask[3] = Mask[2] < 4 ? 3 : 1;
7245     }
7246   }
7247   return DAG.getNode(X86ISD::SHUFP, DL, MVT::v4f32, LowV, HighV,
7248                      getV4X86ShuffleImm8ForMask(NewMask, DAG));
7249 }
7250
7251 /// \brief Lower 4-lane i32 vector shuffles.
7252 ///
7253 /// We try to handle these with integer-domain shuffles where we can, but for
7254 /// blends we use the floating point domain blend instructions.
7255 static SDValue lowerV4I32VectorShuffle(SDValue Op, SDValue V1, SDValue V2,
7256                                        const X86Subtarget *Subtarget,
7257                                        SelectionDAG &DAG) {
7258   SDLoc DL(Op);
7259   assert(Op.getSimpleValueType() == MVT::v4i32 && "Bad shuffle type!");
7260   assert(V1.getSimpleValueType() == MVT::v4i32 && "Bad operand type!");
7261   assert(V2.getSimpleValueType() == MVT::v4i32 && "Bad operand type!");
7262   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(Op);
7263   ArrayRef<int> Mask = SVOp->getMask();
7264   assert(Mask.size() == 4 && "Unexpected mask size for v4 shuffle!");
7265
7266   if (isSingleInputShuffleMask(Mask))
7267     // Straight shuffle of a single input vector. For everything from SSE2
7268     // onward this has a single fast instruction with no scary immediates.
7269     return DAG.getNode(X86ISD::PSHUFD, DL, MVT::v4i32, V1,
7270                        getV4X86ShuffleImm8ForMask(Mask, DAG));
7271
7272   // We implement this with SHUFPS because it can blend from two vectors.
7273   // Because we're going to eventually use SHUFPS, we use SHUFPS even to build
7274   // up the inputs, bypassing domain shift penalties that we would encur if we
7275   // directly used PSHUFD on Nehalem and older. For newer chips, this isn't
7276   // relevant.
7277   return DAG.getNode(ISD::BITCAST, DL, MVT::v4i32,
7278                      DAG.getVectorShuffle(
7279                          MVT::v4f32, DL,
7280                          DAG.getNode(ISD::BITCAST, DL, MVT::v4f32, V1),
7281                          DAG.getNode(ISD::BITCAST, DL, MVT::v4f32, V2), Mask));
7282 }
7283
7284 /// \brief Lowering of single-input v8i16 shuffles is the cornerstone of SSE2
7285 /// shuffle lowering, and the most complex part.
7286 ///
7287 /// The lowering strategy is to try to form pairs of input lanes which are
7288 /// targeted at the same half of the final vector, and then use a dword shuffle
7289 /// to place them onto the right half, and finally unpack the paired lanes into
7290 /// their final position.
7291 ///
7292 /// The exact breakdown of how to form these dword pairs and align them on the
7293 /// correct sides is really tricky. See the comments within the function for
7294 /// more of the details.
7295 static SDValue lowerV8I16SingleInputVectorShuffle(
7296     SDLoc DL, SDValue V, MutableArrayRef<int> Mask,
7297     const X86Subtarget *Subtarget, SelectionDAG &DAG) {
7298   assert(V.getSimpleValueType() == MVT::v8i16 && "Bad input type!");
7299   MutableArrayRef<int> LoMask = Mask.slice(0, 4);
7300   MutableArrayRef<int> HiMask = Mask.slice(4, 4);
7301
7302   SmallVector<int, 4> LoInputs;
7303   std::copy_if(LoMask.begin(), LoMask.end(), std::back_inserter(LoInputs),
7304                [](int M) { return M >= 0; });
7305   std::sort(LoInputs.begin(), LoInputs.end());
7306   LoInputs.erase(std::unique(LoInputs.begin(), LoInputs.end()), LoInputs.end());
7307   SmallVector<int, 4> HiInputs;
7308   std::copy_if(HiMask.begin(), HiMask.end(), std::back_inserter(HiInputs),
7309                [](int M) { return M >= 0; });
7310   std::sort(HiInputs.begin(), HiInputs.end());
7311   HiInputs.erase(std::unique(HiInputs.begin(), HiInputs.end()), HiInputs.end());
7312   int NumLToL =
7313       std::lower_bound(LoInputs.begin(), LoInputs.end(), 4) - LoInputs.begin();
7314   int NumHToL = LoInputs.size() - NumLToL;
7315   int NumLToH =
7316       std::lower_bound(HiInputs.begin(), HiInputs.end(), 4) - HiInputs.begin();
7317   int NumHToH = HiInputs.size() - NumLToH;
7318   MutableArrayRef<int> LToLInputs(LoInputs.data(), NumLToL);
7319   MutableArrayRef<int> LToHInputs(HiInputs.data(), NumLToH);
7320   MutableArrayRef<int> HToLInputs(LoInputs.data() + NumLToL, NumHToL);
7321   MutableArrayRef<int> HToHInputs(HiInputs.data() + NumLToH, NumHToH);
7322
7323   // Simplify the 1-into-3 and 3-into-1 cases with a single pshufd. For all
7324   // such inputs we can swap two of the dwords across the half mark and end up
7325   // with <=2 inputs to each half in each half. Once there, we can fall through
7326   // to the generic code below. For example:
7327   //
7328   // Input: [a, b, c, d, e, f, g, h] -PSHUFD[0,2,1,3]-> [a, b, e, f, c, d, g, h]
7329   // Mask:  [0, 1, 2, 7, 4, 5, 6, 3] -----------------> [0, 1, 4, 7, 2, 3, 6, 5]
7330   //
7331   // However in some very rare cases we have a 1-into-3 or 3-into-1 on one half
7332   // and an existing 2-into-2 on the other half. In this case we may have to
7333   // pre-shuffle the 2-into-2 half to avoid turning it into a 3-into-1 or
7334   // 1-into-3 which could cause us to cycle endlessly fixing each side in turn.
7335   // Fortunately, we don't have to handle anything but a 2-into-2 pattern
7336   // because any other situation (including a 3-into-1 or 1-into-3 in the other
7337   // half than the one we target for fixing) will be fixed when we re-enter this
7338   // path. We will also combine away any sequence of PSHUFD instructions that
7339   // result into a single instruction. Here is an example of the tricky case:
7340   //
7341   // Input: [a, b, c, d, e, f, g, h] -PSHUFD[0,2,1,3]-> [a, b, e, f, c, d, g, h]
7342   // Mask:  [3, 7, 1, 0, 2, 7, 3, 5] -THIS-IS-BAD!!!!-> [5, 7, 1, 0, 4, 7, 5, 3]
7343   //
7344   // This now has a 1-into-3 in the high half! Instead, we do two shuffles:
7345   //
7346   // Input: [a, b, c, d, e, f, g, h] PSHUFHW[0,2,1,3]-> [a, b, c, d, e, g, f, h]
7347   // Mask:  [3, 7, 1, 0, 2, 7, 3, 5] -----------------> [3, 7, 1, 0, 2, 7, 3, 6]
7348   //
7349   // Input: [a, b, c, d, e, g, f, h] -PSHUFD[0,2,1,3]-> [a, b, e, g, c, d, f, h]
7350   // Mask:  [3, 7, 1, 0, 2, 7, 3, 6] -----------------> [5, 7, 1, 0, 4, 7, 5, 6]
7351   //
7352   // The result is fine to be handled by the generic logic.
7353   auto balanceSides = [&](ArrayRef<int> AToAInputs, ArrayRef<int> BToAInputs,
7354                           ArrayRef<int> BToBInputs, ArrayRef<int> AToBInputs,
7355                           int AOffset, int BOffset) {
7356     assert(AToAInputs.size() == 3 || AToAInputs.size() == 1 &&
7357            "Must call this with A having 3 or 1 inputs from the A half.");
7358     assert(BToAInputs.size() == 1 || BToAInputs.size() == 3 &&
7359            "Must call this with B having 1 or 3 inputs from the B half.");
7360     assert(AToAInputs.size() + BToAInputs.size() == 4 &&
7361            "Must call this with either 3:1 or 1:3 inputs (summing to 4).");
7362
7363     // Compute the index of dword with only one word among the three inputs in
7364     // a half by taking the sum of the half with three inputs and subtracting
7365     // the sum of the actual three inputs. The difference is the remaining
7366     // slot.
7367     int ADWord, BDWord;
7368     int &TripleDWord = AToAInputs.size() == 3 ? ADWord : BDWord;
7369     int &OneInputDWord = AToAInputs.size() == 3 ? BDWord : ADWord;
7370     int TripleInputOffset = AToAInputs.size() == 3 ? AOffset : BOffset;
7371     ArrayRef<int> TripleInputs = AToAInputs.size() == 3 ? AToAInputs : BToAInputs;
7372     int OneInput = AToAInputs.size() == 3 ? BToAInputs[0] : AToAInputs[0];
7373     int TripleInputSum = 0 + 1 + 2 + 3 + (4 * TripleInputOffset);
7374     int TripleNonInputIdx =
7375         TripleInputSum - std::accumulate(TripleInputs.begin(), TripleInputs.end(), 0);
7376     TripleDWord = TripleNonInputIdx / 2;
7377
7378     // We use xor with one to compute the adjacent DWord to whichever one the
7379     // OneInput is in.
7380     OneInputDWord = (OneInput / 2) ^ 1;
7381
7382     // Check for one tricky case: We're fixing a 3<-1 or a 1<-3 shuffle for AToA
7383     // and BToA inputs. If there is also such a problem with the BToB and AToB
7384     // inputs, we don't try to fix it necessarily -- we'll recurse and see it in
7385     // the next pass. However, if we have a 2<-2 in the BToB and AToB inputs, it
7386     // is essential that we don't *create* a 3<-1 as then we might oscillate.
7387     if (BToBInputs.size() == 2 && AToBInputs.size() == 2) {
7388       // Compute how many inputs will be flipped by swapping these DWords. We
7389       // need
7390       // to balance this to ensure we don't form a 3-1 shuffle in the other
7391       // half.
7392       int NumFlippedAToBInputs =
7393           std::count(AToBInputs.begin(), AToBInputs.end(), 2 * ADWord) +
7394           std::count(AToBInputs.begin(), AToBInputs.end(), 2 * ADWord + 1);
7395       int NumFlippedBToBInputs =
7396           std::count(BToBInputs.begin(), BToBInputs.end(), 2 * BDWord) +
7397           std::count(BToBInputs.begin(), BToBInputs.end(), 2 * BDWord + 1);
7398       if ((NumFlippedAToBInputs == 1 &&
7399            (NumFlippedBToBInputs == 0 || NumFlippedBToBInputs == 2)) ||
7400           (NumFlippedBToBInputs == 1 &&
7401            (NumFlippedAToBInputs == 0 || NumFlippedAToBInputs == 2))) {
7402         // We choose whether to fix the A half or B half based on whether that
7403         // half has zero flipped inputs. At zero, we may not be able to fix it
7404         // with that half. We also bias towards fixing the B half because that
7405         // will more commonly be the high half, and we have to bias one way.
7406         auto FixFlippedInputs = [&V, &DL, &Mask, &DAG](int PinnedIdx, int DWord,
7407                                                        ArrayRef<int> Inputs) {
7408           int FixIdx = PinnedIdx ^ 1; // The adjacent slot to the pinned slot.
7409           bool IsFixIdxInput = std::find(Inputs.begin(), Inputs.end(),
7410                                          PinnedIdx ^ 1) != Inputs.end();
7411           // Determine whether the free index is in the flipped dword or the
7412           // unflipped dword based on where the pinned index is. We use this bit
7413           // in an xor to conditionally select the adjacent dword.
7414           int FixFreeIdx = 2 * (DWord ^ (PinnedIdx / 2 == DWord));
7415           bool IsFixFreeIdxInput = std::find(Inputs.begin(), Inputs.end(),
7416                                              FixFreeIdx) != Inputs.end();
7417           if (IsFixIdxInput == IsFixFreeIdxInput)
7418             FixFreeIdx += 1;
7419           IsFixFreeIdxInput = std::find(Inputs.begin(), Inputs.end(),
7420                                         FixFreeIdx) != Inputs.end();
7421           assert(IsFixIdxInput != IsFixFreeIdxInput &&
7422                  "We need to be changing the number of flipped inputs!");
7423           int PSHUFHalfMask[] = {0, 1, 2, 3};
7424           std::swap(PSHUFHalfMask[FixFreeIdx % 4], PSHUFHalfMask[FixIdx % 4]);
7425           V = DAG.getNode(FixIdx < 4 ? X86ISD::PSHUFLW : X86ISD::PSHUFHW, DL,
7426                           MVT::v8i16, V,
7427                           getV4X86ShuffleImm8ForMask(PSHUFHalfMask, DAG));
7428
7429           for (int &M : Mask)
7430             if (M != -1 && M == FixIdx)
7431               M = FixFreeIdx;
7432             else if (M != -1 && M == FixFreeIdx)
7433               M = FixIdx;
7434         };
7435         if (NumFlippedBToBInputs != 0) {
7436           int BPinnedIdx =
7437               BToAInputs.size() == 3 ? TripleNonInputIdx : OneInput;
7438           FixFlippedInputs(BPinnedIdx, BDWord, BToBInputs);
7439         } else {
7440           assert(NumFlippedAToBInputs != 0 && "Impossible given predicates!");
7441           int APinnedIdx =
7442               AToAInputs.size() == 3 ? TripleNonInputIdx : OneInput;
7443           FixFlippedInputs(APinnedIdx, ADWord, AToBInputs);
7444         }
7445       }
7446     }
7447
7448     int PSHUFDMask[] = {0, 1, 2, 3};
7449     PSHUFDMask[ADWord] = BDWord;
7450     PSHUFDMask[BDWord] = ADWord;
7451     V = DAG.getNode(ISD::BITCAST, DL, MVT::v8i16,
7452                     DAG.getNode(X86ISD::PSHUFD, DL, MVT::v4i32,
7453                                 DAG.getNode(ISD::BITCAST, DL, MVT::v4i32, V),
7454                                 getV4X86ShuffleImm8ForMask(PSHUFDMask, DAG)));
7455
7456     // Adjust the mask to match the new locations of A and B.
7457     for (int &M : Mask)
7458       if (M != -1 && M/2 == ADWord)
7459         M = 2 * BDWord + M % 2;
7460       else if (M != -1 && M/2 == BDWord)
7461         M = 2 * ADWord + M % 2;
7462
7463     // Recurse back into this routine to re-compute state now that this isn't
7464     // a 3 and 1 problem.
7465     return DAG.getVectorShuffle(MVT::v8i16, DL, V, DAG.getUNDEF(MVT::v8i16),
7466                                 Mask);
7467   };
7468   if ((NumLToL == 3 && NumHToL == 1) || (NumLToL == 1 && NumHToL == 3))
7469     return balanceSides(LToLInputs, HToLInputs, HToHInputs, LToHInputs, 0, 4);
7470   else if ((NumHToH == 3 && NumLToH == 1) || (NumHToH == 1 && NumLToH == 3))
7471     return balanceSides(HToHInputs, LToHInputs, LToLInputs, HToLInputs, 4, 0);
7472
7473   // At this point there are at most two inputs to the low and high halves from
7474   // each half. That means the inputs can always be grouped into dwords and
7475   // those dwords can then be moved to the correct half with a dword shuffle.
7476   // We use at most one low and one high word shuffle to collect these paired
7477   // inputs into dwords, and finally a dword shuffle to place them.
7478   int PSHUFLMask[4] = {-1, -1, -1, -1};
7479   int PSHUFHMask[4] = {-1, -1, -1, -1};
7480   int PSHUFDMask[4] = {-1, -1, -1, -1};
7481
7482   // First fix the masks for all the inputs that are staying in their
7483   // original halves. This will then dictate the targets of the cross-half
7484   // shuffles.
7485   auto fixInPlaceInputs =
7486       [&PSHUFDMask](ArrayRef<int> InPlaceInputs, ArrayRef<int> IncomingInputs,
7487                     MutableArrayRef<int> SourceHalfMask,
7488                     MutableArrayRef<int> HalfMask, int HalfOffset) {
7489     if (InPlaceInputs.empty())
7490       return;
7491     if (InPlaceInputs.size() == 1) {
7492       SourceHalfMask[InPlaceInputs[0] - HalfOffset] =
7493           InPlaceInputs[0] - HalfOffset;
7494       PSHUFDMask[InPlaceInputs[0] / 2] = InPlaceInputs[0] / 2;
7495       return;
7496     }
7497     if (IncomingInputs.empty()) {
7498       // Just fix all of the in place inputs.
7499       for (int Input : InPlaceInputs) {
7500         SourceHalfMask[Input - HalfOffset] = Input - HalfOffset;
7501         PSHUFDMask[Input / 2] = Input / 2;
7502       }
7503       return;
7504     }
7505
7506     assert(InPlaceInputs.size() == 2 && "Cannot handle 3 or 4 inputs!");
7507     SourceHalfMask[InPlaceInputs[0] - HalfOffset] =
7508         InPlaceInputs[0] - HalfOffset;
7509     // Put the second input next to the first so that they are packed into
7510     // a dword. We find the adjacent index by toggling the low bit.
7511     int AdjIndex = InPlaceInputs[0] ^ 1;
7512     SourceHalfMask[AdjIndex - HalfOffset] = InPlaceInputs[1] - HalfOffset;
7513     std::replace(HalfMask.begin(), HalfMask.end(), InPlaceInputs[1], AdjIndex);
7514     PSHUFDMask[AdjIndex / 2] = AdjIndex / 2;
7515   };
7516   fixInPlaceInputs(LToLInputs, HToLInputs, PSHUFLMask, LoMask, 0);
7517   fixInPlaceInputs(HToHInputs, LToHInputs, PSHUFHMask, HiMask, 4);
7518
7519   // Now gather the cross-half inputs and place them into a free dword of
7520   // their target half.
7521   // FIXME: This operation could almost certainly be simplified dramatically to
7522   // look more like the 3-1 fixing operation.
7523   auto moveInputsToRightHalf = [&PSHUFDMask](
7524       MutableArrayRef<int> IncomingInputs, ArrayRef<int> ExistingInputs,
7525       MutableArrayRef<int> SourceHalfMask, MutableArrayRef<int> HalfMask,
7526       MutableArrayRef<int> FinalSourceHalfMask, int SourceOffset,
7527       int DestOffset) {
7528     auto isWordClobbered = [](ArrayRef<int> SourceHalfMask, int Word) {
7529       return SourceHalfMask[Word] != -1 && SourceHalfMask[Word] != Word;
7530     };
7531     auto isDWordClobbered = [&isWordClobbered](ArrayRef<int> SourceHalfMask,
7532                                                int Word) {
7533       int LowWord = Word & ~1;
7534       int HighWord = Word | 1;
7535       return isWordClobbered(SourceHalfMask, LowWord) ||
7536              isWordClobbered(SourceHalfMask, HighWord);
7537     };
7538
7539     if (IncomingInputs.empty())
7540       return;
7541
7542     if (ExistingInputs.empty()) {
7543       // Map any dwords with inputs from them into the right half.
7544       for (int Input : IncomingInputs) {
7545         // If the source half mask maps over the inputs, turn those into
7546         // swaps and use the swapped lane.
7547         if (isWordClobbered(SourceHalfMask, Input - SourceOffset)) {
7548           if (SourceHalfMask[SourceHalfMask[Input - SourceOffset]] == -1) {
7549             SourceHalfMask[SourceHalfMask[Input - SourceOffset]] =
7550                 Input - SourceOffset;
7551             // We have to swap the uses in our half mask in one sweep.
7552             for (int &M : HalfMask)
7553               if (M == SourceHalfMask[Input - SourceOffset] + SourceOffset)
7554                 M = Input;
7555               else if (M == Input)
7556                 M = SourceHalfMask[Input - SourceOffset] + SourceOffset;
7557           } else {
7558             assert(SourceHalfMask[SourceHalfMask[Input - SourceOffset]] ==
7559                        Input - SourceOffset &&
7560                    "Previous placement doesn't match!");
7561           }
7562           // Note that this correctly re-maps both when we do a swap and when
7563           // we observe the other side of the swap above. We rely on that to
7564           // avoid swapping the members of the input list directly.
7565           Input = SourceHalfMask[Input - SourceOffset] + SourceOffset;
7566         }
7567
7568         // Map the input's dword into the correct half.
7569         if (PSHUFDMask[(Input - SourceOffset + DestOffset) / 2] == -1)
7570           PSHUFDMask[(Input - SourceOffset + DestOffset) / 2] = Input / 2;
7571         else
7572           assert(PSHUFDMask[(Input - SourceOffset + DestOffset) / 2] ==
7573                      Input / 2 &&
7574                  "Previous placement doesn't match!");
7575       }
7576
7577       // And just directly shift any other-half mask elements to be same-half
7578       // as we will have mirrored the dword containing the element into the
7579       // same position within that half.
7580       for (int &M : HalfMask)
7581         if (M >= SourceOffset && M < SourceOffset + 4) {
7582           M = M - SourceOffset + DestOffset;
7583           assert(M >= 0 && "This should never wrap below zero!");
7584         }
7585       return;
7586     }
7587
7588     // Ensure we have the input in a viable dword of its current half. This
7589     // is particularly tricky because the original position may be clobbered
7590     // by inputs being moved and *staying* in that half.
7591     if (IncomingInputs.size() == 1) {
7592       if (isWordClobbered(SourceHalfMask, IncomingInputs[0] - SourceOffset)) {
7593         int InputFixed = std::find(std::begin(SourceHalfMask),
7594                                    std::end(SourceHalfMask), -1) -
7595                          std::begin(SourceHalfMask) + SourceOffset;
7596         SourceHalfMask[InputFixed - SourceOffset] =
7597             IncomingInputs[0] - SourceOffset;
7598         std::replace(HalfMask.begin(), HalfMask.end(), IncomingInputs[0],
7599                      InputFixed);
7600         IncomingInputs[0] = InputFixed;
7601       }
7602     } else if (IncomingInputs.size() == 2) {
7603       if (IncomingInputs[0] / 2 != IncomingInputs[1] / 2 ||
7604           isDWordClobbered(SourceHalfMask, IncomingInputs[0] - SourceOffset)) {
7605         // We have two non-adjacent or clobbered inputs we need to extract from
7606         // the source half. To do this, we need to map them into some adjacent
7607         // dword slot in the source mask.
7608         int InputsFixed[2] = {IncomingInputs[0] - SourceOffset,
7609                               IncomingInputs[1] - SourceOffset};
7610
7611         // If there is a free slot in the source half mask adjacent to one of
7612         // the inputs, place the other input in it. We use (Index XOR 1) to
7613         // compute an adjacent index.
7614         if (!isWordClobbered(SourceHalfMask, InputsFixed[0]) &&
7615             SourceHalfMask[InputsFixed[0] ^ 1] == -1) {
7616           SourceHalfMask[InputsFixed[0]] = InputsFixed[0];
7617           SourceHalfMask[InputsFixed[0] ^ 1] = InputsFixed[1];
7618           InputsFixed[1] = InputsFixed[0] ^ 1;
7619         } else if (!isWordClobbered(SourceHalfMask, InputsFixed[1]) &&
7620                    SourceHalfMask[InputsFixed[1] ^ 1] == -1) {
7621           SourceHalfMask[InputsFixed[1]] = InputsFixed[1];
7622           SourceHalfMask[InputsFixed[1] ^ 1] = InputsFixed[0];
7623           InputsFixed[0] = InputsFixed[1] ^ 1;
7624         } else if (SourceHalfMask[2 * ((InputsFixed[0] / 2) ^ 1)] == -1 &&
7625                    SourceHalfMask[2 * ((InputsFixed[0] / 2) ^ 1) + 1] == -1) {
7626           // The two inputs are in the same DWord but it is clobbered and the
7627           // adjacent DWord isn't used at all. Move both inputs to the free
7628           // slot.
7629           SourceHalfMask[2 * ((InputsFixed[0] / 2) ^ 1)] = InputsFixed[0];
7630           SourceHalfMask[2 * ((InputsFixed[0] / 2) ^ 1) + 1] = InputsFixed[1];
7631           InputsFixed[0] = 2 * ((InputsFixed[0] / 2) ^ 1);
7632           InputsFixed[1] = 2 * ((InputsFixed[0] / 2) ^ 1) + 1;
7633         } else {
7634           // The only way we hit this point is if there is no clobbering
7635           // (because there are no off-half inputs to this half) and there is no
7636           // free slot adjacent to one of the inputs. In this case, we have to
7637           // swap an input with a non-input.
7638           for (int i = 0; i < 4; ++i)
7639             assert((SourceHalfMask[i] == -1 || SourceHalfMask[i] == i) &&
7640                    "We can't handle any clobbers here!");
7641           assert(InputsFixed[1] != (InputsFixed[0] ^ 1) &&
7642                  "Cannot have adjacent inputs here!");
7643
7644           SourceHalfMask[InputsFixed[0] ^ 1] = InputsFixed[1];
7645           SourceHalfMask[InputsFixed[1]] = InputsFixed[0] ^ 1;
7646
7647           // We also have to update the final source mask in this case because
7648           // it may need to undo the above swap.
7649           for (int &M : FinalSourceHalfMask)
7650             if (M == (InputsFixed[0] ^ 1) + SourceOffset)
7651               M = InputsFixed[1] + SourceOffset;
7652             else if (M == InputsFixed[1] + SourceOffset)
7653               M = (InputsFixed[0] ^ 1) + SourceOffset;
7654
7655           InputsFixed[1] = InputsFixed[0] ^ 1;
7656         }
7657
7658         // Point everything at the fixed inputs.
7659         for (int &M : HalfMask)
7660           if (M == IncomingInputs[0])
7661             M = InputsFixed[0] + SourceOffset;
7662           else if (M == IncomingInputs[1])
7663             M = InputsFixed[1] + SourceOffset;
7664
7665         IncomingInputs[0] = InputsFixed[0] + SourceOffset;
7666         IncomingInputs[1] = InputsFixed[1] + SourceOffset;
7667       }
7668     } else {
7669       llvm_unreachable("Unhandled input size!");
7670     }
7671
7672     // Now hoist the DWord down to the right half.
7673     int FreeDWord = (PSHUFDMask[DestOffset / 2] == -1 ? 0 : 1) + DestOffset / 2;
7674     assert(PSHUFDMask[FreeDWord] == -1 && "DWord not free");
7675     PSHUFDMask[FreeDWord] = IncomingInputs[0] / 2;
7676     for (int &M : HalfMask)
7677       for (int Input : IncomingInputs)
7678         if (M == Input)
7679           M = FreeDWord * 2 + Input % 2;
7680   };
7681   moveInputsToRightHalf(HToLInputs, LToLInputs, PSHUFHMask, LoMask, HiMask,
7682                         /*SourceOffset*/ 4, /*DestOffset*/ 0);
7683   moveInputsToRightHalf(LToHInputs, HToHInputs, PSHUFLMask, HiMask, LoMask,
7684                         /*SourceOffset*/ 0, /*DestOffset*/ 4);
7685
7686   // Now enact all the shuffles we've computed to move the inputs into their
7687   // target half.
7688   if (!isNoopShuffleMask(PSHUFLMask))
7689     V = DAG.getNode(X86ISD::PSHUFLW, DL, MVT::v8i16, V,
7690                     getV4X86ShuffleImm8ForMask(PSHUFLMask, DAG));
7691   if (!isNoopShuffleMask(PSHUFHMask))
7692     V = DAG.getNode(X86ISD::PSHUFHW, DL, MVT::v8i16, V,
7693                     getV4X86ShuffleImm8ForMask(PSHUFHMask, DAG));
7694   if (!isNoopShuffleMask(PSHUFDMask))
7695     V = DAG.getNode(ISD::BITCAST, DL, MVT::v8i16,
7696                     DAG.getNode(X86ISD::PSHUFD, DL, MVT::v4i32,
7697                                 DAG.getNode(ISD::BITCAST, DL, MVT::v4i32, V),
7698                                 getV4X86ShuffleImm8ForMask(PSHUFDMask, DAG)));
7699
7700   // At this point, each half should contain all its inputs, and we can then
7701   // just shuffle them into their final position.
7702   assert(std::count_if(LoMask.begin(), LoMask.end(),
7703                        [](int M) { return M >= 4; }) == 0 &&
7704          "Failed to lift all the high half inputs to the low mask!");
7705   assert(std::count_if(HiMask.begin(), HiMask.end(),
7706                        [](int M) { return M >= 0 && M < 4; }) == 0 &&
7707          "Failed to lift all the low half inputs to the high mask!");
7708
7709   // Do a half shuffle for the low mask.
7710   if (!isNoopShuffleMask(LoMask))
7711     V = DAG.getNode(X86ISD::PSHUFLW, DL, MVT::v8i16, V,
7712                     getV4X86ShuffleImm8ForMask(LoMask, DAG));
7713
7714   // Do a half shuffle with the high mask after shifting its values down.
7715   for (int &M : HiMask)
7716     if (M >= 0)
7717       M -= 4;
7718   if (!isNoopShuffleMask(HiMask))
7719     V = DAG.getNode(X86ISD::PSHUFHW, DL, MVT::v8i16, V,
7720                     getV4X86ShuffleImm8ForMask(HiMask, DAG));
7721
7722   return V;
7723 }
7724
7725 /// \brief Detect whether the mask pattern should be lowered through
7726 /// interleaving.
7727 ///
7728 /// This essentially tests whether viewing the mask as an interleaving of two
7729 /// sub-sequences reduces the cross-input traffic of a blend operation. If so,
7730 /// lowering it through interleaving is a significantly better strategy.
7731 static bool shouldLowerAsInterleaving(ArrayRef<int> Mask) {
7732   int NumEvenInputs[2] = {0, 0};
7733   int NumOddInputs[2] = {0, 0};
7734   int NumLoInputs[2] = {0, 0};
7735   int NumHiInputs[2] = {0, 0};
7736   for (int i = 0, Size = Mask.size(); i < Size; ++i) {
7737     if (Mask[i] < 0)
7738       continue;
7739
7740     int InputIdx = Mask[i] >= Size;
7741
7742     if (i < Size / 2)
7743       ++NumLoInputs[InputIdx];
7744     else
7745       ++NumHiInputs[InputIdx];
7746
7747     if ((i % 2) == 0)
7748       ++NumEvenInputs[InputIdx];
7749     else
7750       ++NumOddInputs[InputIdx];
7751   }
7752
7753   // The minimum number of cross-input results for both the interleaved and
7754   // split cases. If interleaving results in fewer cross-input results, return
7755   // true.
7756   int InterleavedCrosses = std::min(NumEvenInputs[1] + NumOddInputs[0],
7757                                     NumEvenInputs[0] + NumOddInputs[1]);
7758   int SplitCrosses = std::min(NumLoInputs[1] + NumHiInputs[0],
7759                               NumLoInputs[0] + NumHiInputs[1]);
7760   return InterleavedCrosses < SplitCrosses;
7761 }
7762
7763 /// \brief Blend two v8i16 vectors using a naive unpack strategy.
7764 ///
7765 /// This strategy only works when the inputs from each vector fit into a single
7766 /// half of that vector, and generally there are not so many inputs as to leave
7767 /// the in-place shuffles required highly constrained (and thus expensive). It
7768 /// shifts all the inputs into a single side of both input vectors and then
7769 /// uses an unpack to interleave these inputs in a single vector. At that
7770 /// point, we will fall back on the generic single input shuffle lowering.
7771 static SDValue lowerV8I16BasicBlendVectorShuffle(SDLoc DL, SDValue V1,
7772                                                  SDValue V2,
7773                                                  MutableArrayRef<int> Mask,
7774                                                  const X86Subtarget *Subtarget,
7775                                                  SelectionDAG &DAG) {
7776   assert(V1.getSimpleValueType() == MVT::v8i16 && "Bad input type!");
7777   assert(V2.getSimpleValueType() == MVT::v8i16 && "Bad input type!");
7778   SmallVector<int, 3> LoV1Inputs, HiV1Inputs, LoV2Inputs, HiV2Inputs;
7779   for (int i = 0; i < 8; ++i)
7780     if (Mask[i] >= 0 && Mask[i] < 4)
7781       LoV1Inputs.push_back(i);
7782     else if (Mask[i] >= 4 && Mask[i] < 8)
7783       HiV1Inputs.push_back(i);
7784     else if (Mask[i] >= 8 && Mask[i] < 12)
7785       LoV2Inputs.push_back(i);
7786     else if (Mask[i] >= 12)
7787       HiV2Inputs.push_back(i);
7788
7789   int NumV1Inputs = LoV1Inputs.size() + HiV1Inputs.size();
7790   int NumV2Inputs = LoV2Inputs.size() + HiV2Inputs.size();
7791   (void)NumV1Inputs;
7792   (void)NumV2Inputs;
7793   assert(NumV1Inputs > 0 && NumV1Inputs <= 3 && "At most 3 inputs supported");
7794   assert(NumV2Inputs > 0 && NumV2Inputs <= 3 && "At most 3 inputs supported");
7795   assert(NumV1Inputs + NumV2Inputs <= 4 && "At most 4 combined inputs");
7796
7797   bool MergeFromLo = LoV1Inputs.size() + LoV2Inputs.size() >=
7798                      HiV1Inputs.size() + HiV2Inputs.size();
7799
7800   auto moveInputsToHalf = [&](SDValue V, ArrayRef<int> LoInputs,
7801                               ArrayRef<int> HiInputs, bool MoveToLo,
7802                               int MaskOffset) {
7803     ArrayRef<int> GoodInputs = MoveToLo ? LoInputs : HiInputs;
7804     ArrayRef<int> BadInputs = MoveToLo ? HiInputs : LoInputs;
7805     if (BadInputs.empty())
7806       return V;
7807
7808     int MoveMask[] = {-1, -1, -1, -1, -1, -1, -1, -1};
7809     int MoveOffset = MoveToLo ? 0 : 4;
7810
7811     if (GoodInputs.empty()) {
7812       for (int BadInput : BadInputs) {
7813         MoveMask[Mask[BadInput] % 4 + MoveOffset] = Mask[BadInput] - MaskOffset;
7814         Mask[BadInput] = Mask[BadInput] % 4 + MoveOffset + MaskOffset;
7815       }
7816     } else {
7817       if (GoodInputs.size() == 2) {
7818         // If the low inputs are spread across two dwords, pack them into
7819         // a single dword.
7820         MoveMask[MoveOffset] = Mask[GoodInputs[0]] - MaskOffset;
7821         MoveMask[MoveOffset + 1] = Mask[GoodInputs[1]] - MaskOffset;
7822         Mask[GoodInputs[0]] = MoveOffset + MaskOffset;
7823         Mask[GoodInputs[1]] = MoveOffset + 1 + MaskOffset;
7824       } else {
7825         // Otherwise pin the good inputs.
7826         for (int GoodInput : GoodInputs)
7827           MoveMask[Mask[GoodInput] - MaskOffset] = Mask[GoodInput] - MaskOffset;
7828       }
7829
7830       if (BadInputs.size() == 2) {
7831         // If we have two bad inputs then there may be either one or two good
7832         // inputs fixed in place. Find a fixed input, and then find the *other*
7833         // two adjacent indices by using modular arithmetic.
7834         int GoodMaskIdx =
7835             std::find_if(std::begin(MoveMask) + MoveOffset, std::end(MoveMask),
7836                          [](int M) { return M >= 0; }) -
7837             std::begin(MoveMask);
7838         int MoveMaskIdx =
7839             ((((GoodMaskIdx - MoveOffset) & ~1) + 2) % 4) + MoveOffset;
7840         assert(MoveMask[MoveMaskIdx] == -1 && "Expected empty slot");
7841         assert(MoveMask[MoveMaskIdx + 1] == -1 && "Expected empty slot");
7842         MoveMask[MoveMaskIdx] = Mask[BadInputs[0]] - MaskOffset;
7843         MoveMask[MoveMaskIdx + 1] = Mask[BadInputs[1]] - MaskOffset;
7844         Mask[BadInputs[0]] = MoveMaskIdx + MaskOffset;
7845         Mask[BadInputs[1]] = MoveMaskIdx + 1 + MaskOffset;
7846       } else {
7847         assert(BadInputs.size() == 1 && "All sizes handled");
7848         int MoveMaskIdx = std::find(std::begin(MoveMask) + MoveOffset,
7849                                     std::end(MoveMask), -1) -
7850                           std::begin(MoveMask);
7851         MoveMask[MoveMaskIdx] = Mask[BadInputs[0]] - MaskOffset;
7852         Mask[BadInputs[0]] = MoveMaskIdx + MaskOffset;
7853       }
7854     }
7855
7856     return DAG.getVectorShuffle(MVT::v8i16, DL, V, DAG.getUNDEF(MVT::v8i16),
7857                                 MoveMask);
7858   };
7859   V1 = moveInputsToHalf(V1, LoV1Inputs, HiV1Inputs, MergeFromLo,
7860                         /*MaskOffset*/ 0);
7861   V2 = moveInputsToHalf(V2, LoV2Inputs, HiV2Inputs, MergeFromLo,
7862                         /*MaskOffset*/ 8);
7863
7864   // FIXME: Select an interleaving of the merge of V1 and V2 that minimizes
7865   // cross-half traffic in the final shuffle.
7866
7867   // Munge the mask to be a single-input mask after the unpack merges the
7868   // results.
7869   for (int &M : Mask)
7870     if (M != -1)
7871       M = 2 * (M % 4) + (M / 8);
7872
7873   return DAG.getVectorShuffle(
7874       MVT::v8i16, DL, DAG.getNode(MergeFromLo ? X86ISD::UNPCKL : X86ISD::UNPCKH,
7875                                   DL, MVT::v8i16, V1, V2),
7876       DAG.getUNDEF(MVT::v8i16), Mask);
7877 }
7878
7879 /// \brief Generic lowering of 8-lane i16 shuffles.
7880 ///
7881 /// This handles both single-input shuffles and combined shuffle/blends with
7882 /// two inputs. The single input shuffles are immediately delegated to
7883 /// a dedicated lowering routine.
7884 ///
7885 /// The blends are lowered in one of three fundamental ways. If there are few
7886 /// enough inputs, it delegates to a basic UNPCK-based strategy. If the shuffle
7887 /// of the input is significantly cheaper when lowered as an interleaving of
7888 /// the two inputs, try to interleave them. Otherwise, blend the low and high
7889 /// halves of the inputs separately (making them have relatively few inputs)
7890 /// and then concatenate them.
7891 static SDValue lowerV8I16VectorShuffle(SDValue Op, SDValue V1, SDValue V2,
7892                                        const X86Subtarget *Subtarget,
7893                                        SelectionDAG &DAG) {
7894   SDLoc DL(Op);
7895   assert(Op.getSimpleValueType() == MVT::v8i16 && "Bad shuffle type!");
7896   assert(V1.getSimpleValueType() == MVT::v8i16 && "Bad operand type!");
7897   assert(V2.getSimpleValueType() == MVT::v8i16 && "Bad operand type!");
7898   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(Op);
7899   ArrayRef<int> OrigMask = SVOp->getMask();
7900   int MaskStorage[8] = {OrigMask[0], OrigMask[1], OrigMask[2], OrigMask[3],
7901                         OrigMask[4], OrigMask[5], OrigMask[6], OrigMask[7]};
7902   MutableArrayRef<int> Mask(MaskStorage);
7903
7904   assert(Mask.size() == 8 && "Unexpected mask size for v8 shuffle!");
7905
7906   auto isV1 = [](int M) { return M >= 0 && M < 8; };
7907   auto isV2 = [](int M) { return M >= 8; };
7908
7909   int NumV1Inputs = std::count_if(Mask.begin(), Mask.end(), isV1);
7910   int NumV2Inputs = std::count_if(Mask.begin(), Mask.end(), isV2);
7911
7912   if (NumV2Inputs == 0)
7913     return lowerV8I16SingleInputVectorShuffle(DL, V1, Mask, Subtarget, DAG);
7914
7915   assert(NumV1Inputs > 0 && "All single-input shuffles should be canonicalized "
7916                             "to be V1-input shuffles.");
7917
7918   if (NumV1Inputs + NumV2Inputs <= 4)
7919     return lowerV8I16BasicBlendVectorShuffle(DL, V1, V2, Mask, Subtarget, DAG);
7920
7921   // Check whether an interleaving lowering is likely to be more efficient.
7922   // This isn't perfect but it is a strong heuristic that tends to work well on
7923   // the kinds of shuffles that show up in practice.
7924   //
7925   // FIXME: Handle 1x, 2x, and 4x interleaving.
7926   if (shouldLowerAsInterleaving(Mask)) {
7927     // FIXME: Figure out whether we should pack these into the low or high
7928     // halves.
7929
7930     int EMask[8], OMask[8];
7931     for (int i = 0; i < 4; ++i) {
7932       EMask[i] = Mask[2*i];
7933       OMask[i] = Mask[2*i + 1];
7934       EMask[i + 4] = -1;
7935       OMask[i + 4] = -1;
7936     }
7937
7938     SDValue Evens = DAG.getVectorShuffle(MVT::v8i16, DL, V1, V2, EMask);
7939     SDValue Odds = DAG.getVectorShuffle(MVT::v8i16, DL, V1, V2, OMask);
7940
7941     return DAG.getNode(X86ISD::UNPCKL, DL, MVT::v8i16, Evens, Odds);
7942   }
7943
7944   int LoBlendMask[8] = {-1, -1, -1, -1, -1, -1, -1, -1};
7945   int HiBlendMask[8] = {-1, -1, -1, -1, -1, -1, -1, -1};
7946
7947   for (int i = 0; i < 4; ++i) {
7948     LoBlendMask[i] = Mask[i];
7949     HiBlendMask[i] = Mask[i + 4];
7950   }
7951
7952   SDValue LoV = DAG.getVectorShuffle(MVT::v8i16, DL, V1, V2, LoBlendMask);
7953   SDValue HiV = DAG.getVectorShuffle(MVT::v8i16, DL, V1, V2, HiBlendMask);
7954   LoV = DAG.getNode(ISD::BITCAST, DL, MVT::v2i64, LoV);
7955   HiV = DAG.getNode(ISD::BITCAST, DL, MVT::v2i64, HiV);
7956
7957   return DAG.getNode(ISD::BITCAST, DL, MVT::v8i16,
7958                      DAG.getNode(X86ISD::UNPCKL, DL, MVT::v2i64, LoV, HiV));
7959 }
7960
7961 /// \brief Check whether a compaction lowering can be done by dropping even
7962 /// elements and compute how many times even elements must be dropped.
7963 ///
7964 /// This handles shuffles which take every Nth element where N is a power of
7965 /// two. Example shuffle masks:
7966 ///
7967 ///  N = 1:  0,  2,  4,  6,  8, 10, 12, 14,  0,  2,  4,  6,  8, 10, 12, 14
7968 ///  N = 1:  0,  2,  4,  6,  8, 10, 12, 14, 16, 18, 20, 22, 24, 26, 28, 30
7969 ///  N = 2:  0,  4,  8, 12,  0,  4,  8, 12,  0,  4,  8, 12,  0,  4,  8, 12
7970 ///  N = 2:  0,  4,  8, 12, 16, 20, 24, 28,  0,  4,  8, 12, 16, 20, 24, 28
7971 ///  N = 3:  0,  8,  0,  8,  0,  8,  0,  8,  0,  8,  0,  8,  0,  8,  0,  8
7972 ///  N = 3:  0,  8, 16, 24,  0,  8, 16, 24,  0,  8, 16, 24,  0,  8, 16, 24
7973 ///
7974 /// Any of these lanes can of course be undef.
7975 ///
7976 /// This routine only supports N <= 3.
7977 /// FIXME: Evaluate whether either AVX or AVX-512 have any opportunities here
7978 /// for larger N.
7979 ///
7980 /// \returns N above, or the number of times even elements must be dropped if
7981 /// there is such a number. Otherwise returns zero.
7982 static int canLowerByDroppingEvenElements(ArrayRef<int> Mask) {
7983   // Figure out whether we're looping over two inputs or just one.
7984   bool IsSingleInput = isSingleInputShuffleMask(Mask);
7985
7986   // The modulus for the shuffle vector entries is based on whether this is
7987   // a single input or not.
7988   int ShuffleModulus = Mask.size() * (IsSingleInput ? 1 : 2);
7989   assert(isPowerOf2_32((uint32_t)ShuffleModulus) &&
7990          "We should only be called with masks with a power-of-2 size!");
7991
7992   uint64_t ModMask = (uint64_t)ShuffleModulus - 1;
7993
7994   // We track whether the input is viable for all power-of-2 strides 2^1, 2^2,
7995   // and 2^3 simultaneously. This is because we may have ambiguity with
7996   // partially undef inputs.
7997   bool ViableForN[3] = {true, true, true};
7998
7999   for (int i = 0, e = Mask.size(); i < e; ++i) {
8000     // Ignore undef lanes, we'll optimistically collapse them to the pattern we
8001     // want.
8002     if (Mask[i] == -1)
8003       continue;
8004
8005     bool IsAnyViable = false;
8006     for (unsigned j = 0; j != array_lengthof(ViableForN); ++j)
8007       if (ViableForN[j]) {
8008         uint64_t N = j + 1;
8009
8010         // The shuffle mask must be equal to (i * 2^N) % M.
8011         if ((uint64_t)Mask[i] == (((uint64_t)i << N) & ModMask))
8012           IsAnyViable = true;
8013         else
8014           ViableForN[j] = false;
8015       }
8016     // Early exit if we exhaust the possible powers of two.
8017     if (!IsAnyViable)
8018       break;
8019   }
8020
8021   for (unsigned j = 0; j != array_lengthof(ViableForN); ++j)
8022     if (ViableForN[j])
8023       return j + 1;
8024
8025   // Return 0 as there is no viable power of two.
8026   return 0;
8027 }
8028
8029 /// \brief Generic lowering of v16i8 shuffles.
8030 ///
8031 /// This is a hybrid strategy to lower v16i8 vectors. It first attempts to
8032 /// detect any complexity reducing interleaving. If that doesn't help, it uses
8033 /// UNPCK to spread the i8 elements across two i16-element vectors, and uses
8034 /// the existing lowering for v8i16 blends on each half, finally PACK-ing them
8035 /// back together.
8036 static SDValue lowerV16I8VectorShuffle(SDValue Op, SDValue V1, SDValue V2,
8037                                        const X86Subtarget *Subtarget,
8038                                        SelectionDAG &DAG) {
8039   SDLoc DL(Op);
8040   assert(Op.getSimpleValueType() == MVT::v16i8 && "Bad shuffle type!");
8041   assert(V1.getSimpleValueType() == MVT::v16i8 && "Bad operand type!");
8042   assert(V2.getSimpleValueType() == MVT::v16i8 && "Bad operand type!");
8043   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(Op);
8044   ArrayRef<int> OrigMask = SVOp->getMask();
8045   assert(OrigMask.size() == 16 && "Unexpected mask size for v16 shuffle!");
8046   int MaskStorage[16] = {
8047       OrigMask[0],  OrigMask[1],  OrigMask[2],  OrigMask[3],
8048       OrigMask[4],  OrigMask[5],  OrigMask[6],  OrigMask[7],
8049       OrigMask[8],  OrigMask[9],  OrigMask[10], OrigMask[11],
8050       OrigMask[12], OrigMask[13], OrigMask[14], OrigMask[15]};
8051   MutableArrayRef<int> Mask(MaskStorage);
8052   MutableArrayRef<int> LoMask = Mask.slice(0, 8);
8053   MutableArrayRef<int> HiMask = Mask.slice(8, 8);
8054
8055   // For single-input shuffles, there are some nicer lowering tricks we can use.
8056   if (isSingleInputShuffleMask(Mask)) {
8057     // Check whether we can widen this to an i16 shuffle by duplicating bytes.
8058     // Notably, this handles splat and partial-splat shuffles more efficiently.
8059     // However, it only makes sense if the pre-duplication shuffle simplifies
8060     // things significantly. Currently, this means we need to be able to
8061     // express the pre-duplication shuffle as an i16 shuffle.
8062     //
8063     // FIXME: We should check for other patterns which can be widened into an
8064     // i16 shuffle as well.
8065     auto canWidenViaDuplication = [](ArrayRef<int> Mask) {
8066       for (int i = 0; i < 16; i += 2) {
8067         if (Mask[i] != Mask[i + 1])
8068           return false;
8069       }
8070       return true;
8071     };
8072     auto tryToWidenViaDuplication = [&]() -> SDValue {
8073       if (!canWidenViaDuplication(Mask))
8074         return SDValue();
8075       SmallVector<int, 4> LoInputs;
8076       std::copy_if(Mask.begin(), Mask.end(), std::back_inserter(LoInputs),
8077                    [](int M) { return M >= 0 && M < 8; });
8078       std::sort(LoInputs.begin(), LoInputs.end());
8079       LoInputs.erase(std::unique(LoInputs.begin(), LoInputs.end()),
8080                      LoInputs.end());
8081       SmallVector<int, 4> HiInputs;
8082       std::copy_if(Mask.begin(), Mask.end(), std::back_inserter(HiInputs),
8083                    [](int M) { return M >= 8; });
8084       std::sort(HiInputs.begin(), HiInputs.end());
8085       HiInputs.erase(std::unique(HiInputs.begin(), HiInputs.end()),
8086                      HiInputs.end());
8087
8088       bool TargetLo = LoInputs.size() >= HiInputs.size();
8089       ArrayRef<int> InPlaceInputs = TargetLo ? LoInputs : HiInputs;
8090       ArrayRef<int> MovingInputs = TargetLo ? HiInputs : LoInputs;
8091
8092       int PreDupI16Shuffle[] = {-1, -1, -1, -1, -1, -1, -1, -1};
8093       SmallDenseMap<int, int, 8> LaneMap;
8094       for (int I : InPlaceInputs) {
8095         PreDupI16Shuffle[I/2] = I/2;
8096         LaneMap[I] = I;
8097       }
8098       int j = TargetLo ? 0 : 4, je = j + 4;
8099       for (int i = 0, ie = MovingInputs.size(); i < ie; ++i) {
8100         // Check if j is already a shuffle of this input. This happens when
8101         // there are two adjacent bytes after we move the low one.
8102         if (PreDupI16Shuffle[j] != MovingInputs[i] / 2) {
8103           // If we haven't yet mapped the input, search for a slot into which
8104           // we can map it.
8105           while (j < je && PreDupI16Shuffle[j] != -1)
8106             ++j;
8107
8108           if (j == je)
8109             // We can't place the inputs into a single half with a simple i16 shuffle, so bail.
8110             return SDValue();
8111
8112           // Map this input with the i16 shuffle.
8113           PreDupI16Shuffle[j] = MovingInputs[i] / 2;
8114         }
8115
8116         // Update the lane map based on the mapping we ended up with.
8117         LaneMap[MovingInputs[i]] = 2 * j + MovingInputs[i] % 2;
8118       }
8119       V1 = DAG.getNode(
8120           ISD::BITCAST, DL, MVT::v16i8,
8121           DAG.getVectorShuffle(MVT::v8i16, DL,
8122                                DAG.getNode(ISD::BITCAST, DL, MVT::v8i16, V1),
8123                                DAG.getUNDEF(MVT::v8i16), PreDupI16Shuffle));
8124
8125       // Unpack the bytes to form the i16s that will be shuffled into place.
8126       V1 = DAG.getNode(TargetLo ? X86ISD::UNPCKL : X86ISD::UNPCKH, DL,
8127                        MVT::v16i8, V1, V1);
8128
8129       int PostDupI16Shuffle[8] = {-1, -1, -1, -1, -1, -1, -1, -1};
8130       for (int i = 0; i < 16; i += 2) {
8131         if (Mask[i] != -1)
8132           PostDupI16Shuffle[i / 2] = LaneMap[Mask[i]] - (TargetLo ? 0 : 8);
8133         assert(PostDupI16Shuffle[i / 2] < 8 && "Invalid v8 shuffle mask!");
8134       }
8135       return DAG.getNode(
8136           ISD::BITCAST, DL, MVT::v16i8,
8137           DAG.getVectorShuffle(MVT::v8i16, DL,
8138                                DAG.getNode(ISD::BITCAST, DL, MVT::v8i16, V1),
8139                                DAG.getUNDEF(MVT::v8i16), PostDupI16Shuffle));
8140     };
8141     if (SDValue V = tryToWidenViaDuplication())
8142       return V;
8143   }
8144
8145   // Check whether an interleaving lowering is likely to be more efficient.
8146   // This isn't perfect but it is a strong heuristic that tends to work well on
8147   // the kinds of shuffles that show up in practice.
8148   //
8149   // FIXME: We need to handle other interleaving widths (i16, i32, ...).
8150   if (shouldLowerAsInterleaving(Mask)) {
8151     // FIXME: Figure out whether we should pack these into the low or high
8152     // halves.
8153
8154     int EMask[16], OMask[16];
8155     for (int i = 0; i < 8; ++i) {
8156       EMask[i] = Mask[2*i];
8157       OMask[i] = Mask[2*i + 1];
8158       EMask[i + 8] = -1;
8159       OMask[i + 8] = -1;
8160     }
8161
8162     SDValue Evens = DAG.getVectorShuffle(MVT::v16i8, DL, V1, V2, EMask);
8163     SDValue Odds = DAG.getVectorShuffle(MVT::v16i8, DL, V1, V2, OMask);
8164
8165     return DAG.getNode(X86ISD::UNPCKL, DL, MVT::v16i8, Evens, Odds);
8166   }
8167
8168   // Check for SSSE3 which lets us lower all v16i8 shuffles much more directly
8169   // with PSHUFB. It is important to do this before we attempt to generate any
8170   // blends but after all of the single-input lowerings. If the single input
8171   // lowerings can find an instruction sequence that is faster than a PSHUFB, we
8172   // want to preserve that and we can DAG combine any longer sequences into
8173   // a PSHUFB in the end. But once we start blending from multiple inputs,
8174   // the complexity of DAG combining bad patterns back into PSHUFB is too high,
8175   // and there are *very* few patterns that would actually be faster than the
8176   // PSHUFB approach because of its ability to zero lanes.
8177   //
8178   // FIXME: The only exceptions to the above are blends which are exact
8179   // interleavings with direct instructions supporting them. We currently don't
8180   // handle those well here.
8181   if (Subtarget->hasSSSE3()) {
8182     SDValue V1Mask[16];
8183     SDValue V2Mask[16];
8184     for (int i = 0; i < 16; ++i)
8185       if (Mask[i] == -1) {
8186         V1Mask[i] = V2Mask[i] = DAG.getConstant(0x80, MVT::i8);
8187       } else {
8188         V1Mask[i] = DAG.getConstant(Mask[i] < 16 ? Mask[i] : 0x80, MVT::i8);
8189         V2Mask[i] =
8190             DAG.getConstant(Mask[i] < 16 ? 0x80 : Mask[i] - 16, MVT::i8);
8191       }
8192     V1 = DAG.getNode(X86ISD::PSHUFB, DL, MVT::v16i8, V1,
8193                      DAG.getNode(ISD::BUILD_VECTOR, DL, MVT::v16i8, V1Mask));
8194     if (isSingleInputShuffleMask(Mask))
8195       return V1; // Single inputs are easy.
8196
8197     // Otherwise, blend the two.
8198     V2 = DAG.getNode(X86ISD::PSHUFB, DL, MVT::v16i8, V2,
8199                      DAG.getNode(ISD::BUILD_VECTOR, DL, MVT::v16i8, V2Mask));
8200     return DAG.getNode(ISD::OR, DL, MVT::v16i8, V1, V2);
8201   }
8202
8203   // Check whether a compaction lowering can be done. This handles shuffles
8204   // which take every Nth element for some even N. See the helper function for
8205   // details.
8206   //
8207   // We special case these as they can be particularly efficiently handled with
8208   // the PACKUSB instruction on x86 and they show up in common patterns of
8209   // rearranging bytes to truncate wide elements.
8210   if (int NumEvenDrops = canLowerByDroppingEvenElements(Mask)) {
8211     // NumEvenDrops is the power of two stride of the elements. Another way of
8212     // thinking about it is that we need to drop the even elements this many
8213     // times to get the original input.
8214     bool IsSingleInput = isSingleInputShuffleMask(Mask);
8215
8216     // First we need to zero all the dropped bytes.
8217     assert(NumEvenDrops <= 3 &&
8218            "No support for dropping even elements more than 3 times.");
8219     // We use the mask type to pick which bytes are preserved based on how many
8220     // elements are dropped.
8221     MVT MaskVTs[] = { MVT::v8i16, MVT::v4i32, MVT::v2i64 };
8222     SDValue ByteClearMask =
8223         DAG.getNode(ISD::BITCAST, DL, MVT::v16i8,
8224                     DAG.getConstant(0xFF, MaskVTs[NumEvenDrops - 1]));
8225     V1 = DAG.getNode(ISD::AND, DL, MVT::v16i8, V1, ByteClearMask);
8226     if (!IsSingleInput)
8227       V2 = DAG.getNode(ISD::AND, DL, MVT::v16i8, V2, ByteClearMask);
8228
8229     // Now pack things back together.
8230     V1 = DAG.getNode(ISD::BITCAST, DL, MVT::v8i16, V1);
8231     V2 = IsSingleInput ? V1 : DAG.getNode(ISD::BITCAST, DL, MVT::v8i16, V2);
8232     SDValue Result = DAG.getNode(X86ISD::PACKUS, DL, MVT::v16i8, V1, V2);
8233     for (int i = 1; i < NumEvenDrops; ++i) {
8234       Result = DAG.getNode(ISD::BITCAST, DL, MVT::v8i16, Result);
8235       Result = DAG.getNode(X86ISD::PACKUS, DL, MVT::v16i8, Result, Result);
8236     }
8237
8238     return Result;
8239   }
8240
8241   int V1LoBlendMask[8] = {-1, -1, -1, -1, -1, -1, -1, -1};
8242   int V1HiBlendMask[8] = {-1, -1, -1, -1, -1, -1, -1, -1};
8243   int V2LoBlendMask[8] = {-1, -1, -1, -1, -1, -1, -1, -1};
8244   int V2HiBlendMask[8] = {-1, -1, -1, -1, -1, -1, -1, -1};
8245
8246   auto buildBlendMasks = [](MutableArrayRef<int> HalfMask,
8247                             MutableArrayRef<int> V1HalfBlendMask,
8248                             MutableArrayRef<int> V2HalfBlendMask) {
8249     for (int i = 0; i < 8; ++i)
8250       if (HalfMask[i] >= 0 && HalfMask[i] < 16) {
8251         V1HalfBlendMask[i] = HalfMask[i];
8252         HalfMask[i] = i;
8253       } else if (HalfMask[i] >= 16) {
8254         V2HalfBlendMask[i] = HalfMask[i] - 16;
8255         HalfMask[i] = i + 8;
8256       }
8257   };
8258   buildBlendMasks(LoMask, V1LoBlendMask, V2LoBlendMask);
8259   buildBlendMasks(HiMask, V1HiBlendMask, V2HiBlendMask);
8260
8261   SDValue Zero = getZeroVector(MVT::v8i16, Subtarget, DAG, DL);
8262
8263   auto buildLoAndHiV8s = [&](SDValue V, MutableArrayRef<int> LoBlendMask,
8264                              MutableArrayRef<int> HiBlendMask) {
8265     SDValue V1, V2;
8266     // Check if any of the odd lanes in the v16i8 are used. If not, we can mask
8267     // them out and avoid using UNPCK{L,H} to extract the elements of V as
8268     // i16s.
8269     if (std::none_of(LoBlendMask.begin(), LoBlendMask.end(),
8270                      [](int M) { return M >= 0 && M % 2 == 1; }) &&
8271         std::none_of(HiBlendMask.begin(), HiBlendMask.end(),
8272                      [](int M) { return M >= 0 && M % 2 == 1; })) {
8273       // Use a mask to drop the high bytes.
8274       V1 = DAG.getNode(ISD::BITCAST, DL, MVT::v8i16, V);
8275       V1 = DAG.getNode(ISD::AND, DL, MVT::v8i16, V1,
8276                        DAG.getConstant(0x00FF, MVT::v8i16));
8277
8278       // This will be a single vector shuffle instead of a blend so nuke V2.
8279       V2 = DAG.getUNDEF(MVT::v8i16);
8280
8281       // Squash the masks to point directly into V1.
8282       for (int &M : LoBlendMask)
8283         if (M >= 0)
8284           M /= 2;
8285       for (int &M : HiBlendMask)
8286         if (M >= 0)
8287           M /= 2;
8288     } else {
8289       // Otherwise just unpack the low half of V into V1 and the high half into
8290       // V2 so that we can blend them as i16s.
8291       V1 = DAG.getNode(ISD::BITCAST, DL, MVT::v8i16,
8292                        DAG.getNode(X86ISD::UNPCKL, DL, MVT::v16i8, V, Zero));
8293       V2 = DAG.getNode(ISD::BITCAST, DL, MVT::v8i16,
8294                        DAG.getNode(X86ISD::UNPCKH, DL, MVT::v16i8, V, Zero));
8295     }
8296
8297     SDValue BlendedLo = DAG.getVectorShuffle(MVT::v8i16, DL, V1, V2, LoBlendMask);
8298     SDValue BlendedHi = DAG.getVectorShuffle(MVT::v8i16, DL, V1, V2, HiBlendMask);
8299     return std::make_pair(BlendedLo, BlendedHi);
8300   };
8301   SDValue V1Lo, V1Hi, V2Lo, V2Hi;
8302   std::tie(V1Lo, V1Hi) = buildLoAndHiV8s(V1, V1LoBlendMask, V1HiBlendMask);
8303   std::tie(V2Lo, V2Hi) = buildLoAndHiV8s(V2, V2LoBlendMask, V2HiBlendMask);
8304
8305   SDValue LoV = DAG.getVectorShuffle(MVT::v8i16, DL, V1Lo, V2Lo, LoMask);
8306   SDValue HiV = DAG.getVectorShuffle(MVT::v8i16, DL, V1Hi, V2Hi, HiMask);
8307
8308   return DAG.getNode(X86ISD::PACKUS, DL, MVT::v16i8, LoV, HiV);
8309 }
8310
8311 /// \brief Dispatching routine to lower various 128-bit x86 vector shuffles.
8312 ///
8313 /// This routine breaks down the specific type of 128-bit shuffle and
8314 /// dispatches to the lowering routines accordingly.
8315 static SDValue lower128BitVectorShuffle(SDValue Op, SDValue V1, SDValue V2,
8316                                         MVT VT, const X86Subtarget *Subtarget,
8317                                         SelectionDAG &DAG) {
8318   switch (VT.SimpleTy) {
8319   case MVT::v2i64:
8320     return lowerV2I64VectorShuffle(Op, V1, V2, Subtarget, DAG);
8321   case MVT::v2f64:
8322     return lowerV2F64VectorShuffle(Op, V1, V2, Subtarget, DAG);
8323   case MVT::v4i32:
8324     return lowerV4I32VectorShuffle(Op, V1, V2, Subtarget, DAG);
8325   case MVT::v4f32:
8326     return lowerV4F32VectorShuffle(Op, V1, V2, Subtarget, DAG);
8327   case MVT::v8i16:
8328     return lowerV8I16VectorShuffle(Op, V1, V2, Subtarget, DAG);
8329   case MVT::v16i8:
8330     return lowerV16I8VectorShuffle(Op, V1, V2, Subtarget, DAG);
8331
8332   default:
8333     llvm_unreachable("Unimplemented!");
8334   }
8335 }
8336
8337 /// \brief Tiny helper function to test whether a shuffle mask could be
8338 /// simplified by widening the elements being shuffled.
8339 static bool canWidenShuffleElements(ArrayRef<int> Mask) {
8340   for (int i = 0, Size = Mask.size(); i < Size; i += 2)
8341     if (Mask[i] % 2 != 0 || Mask[i] + 1 != Mask[i+1])
8342       return false;
8343
8344   return true;
8345 }
8346
8347 /// \brief Top-level lowering for x86 vector shuffles.
8348 ///
8349 /// This handles decomposition, canonicalization, and lowering of all x86
8350 /// vector shuffles. Most of the specific lowering strategies are encapsulated
8351 /// above in helper routines. The canonicalization attempts to widen shuffles
8352 /// to involve fewer lanes of wider elements, consolidate symmetric patterns
8353 /// s.t. only one of the two inputs needs to be tested, etc.
8354 static SDValue lowerVectorShuffle(SDValue Op, const X86Subtarget *Subtarget,
8355                                   SelectionDAG &DAG) {
8356   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(Op);
8357   ArrayRef<int> Mask = SVOp->getMask();
8358   SDValue V1 = Op.getOperand(0);
8359   SDValue V2 = Op.getOperand(1);
8360   MVT VT = Op.getSimpleValueType();
8361   int NumElements = VT.getVectorNumElements();
8362   SDLoc dl(Op);
8363
8364   assert(VT.getSizeInBits() != 64 && "Can't lower MMX shuffles");
8365
8366   bool V1IsUndef = V1.getOpcode() == ISD::UNDEF;
8367   bool V2IsUndef = V2.getOpcode() == ISD::UNDEF;
8368   if (V1IsUndef && V2IsUndef)
8369     return DAG.getUNDEF(VT);
8370
8371   // When we create a shuffle node we put the UNDEF node to second operand,
8372   // but in some cases the first operand may be transformed to UNDEF.
8373   // In this case we should just commute the node.
8374   if (V1IsUndef)
8375     return DAG.getCommutedVectorShuffle(*SVOp);
8376
8377   // Check for non-undef masks pointing at an undef vector and make the masks
8378   // undef as well. This makes it easier to match the shuffle based solely on
8379   // the mask.
8380   if (V2IsUndef)
8381     for (int M : Mask)
8382       if (M >= NumElements) {
8383         SmallVector<int, 8> NewMask(Mask.begin(), Mask.end());
8384         for (int &M : NewMask)
8385           if (M >= NumElements)
8386             M = -1;
8387         return DAG.getVectorShuffle(VT, dl, V1, V2, NewMask);
8388       }
8389
8390   // For integer vector shuffles, try to collapse them into a shuffle of fewer
8391   // lanes but wider integers. We cap this to not form integers larger than i64
8392   // but it might be interesting to form i128 integers to handle flipping the
8393   // low and high halves of AVX 256-bit vectors.
8394   if (VT.isInteger() && VT.getScalarSizeInBits() < 64 &&
8395       canWidenShuffleElements(Mask)) {
8396     SmallVector<int, 8> NewMask;
8397     for (int i = 0, Size = Mask.size(); i < Size; i += 2)
8398       NewMask.push_back(Mask[i] / 2);
8399     MVT NewVT =
8400         MVT::getVectorVT(MVT::getIntegerVT(VT.getScalarSizeInBits() * 2),
8401                          VT.getVectorNumElements() / 2);
8402     V1 = DAG.getNode(ISD::BITCAST, dl, NewVT, V1);
8403     V2 = DAG.getNode(ISD::BITCAST, dl, NewVT, V2);
8404     return DAG.getNode(ISD::BITCAST, dl, VT,
8405                        DAG.getVectorShuffle(NewVT, dl, V1, V2, NewMask));
8406   }
8407
8408   int NumV1Elements = 0, NumUndefElements = 0, NumV2Elements = 0;
8409   for (int M : SVOp->getMask())
8410     if (M < 0)
8411       ++NumUndefElements;
8412     else if (M < NumElements)
8413       ++NumV1Elements;
8414     else
8415       ++NumV2Elements;
8416
8417   // Commute the shuffle as needed such that more elements come from V1 than
8418   // V2. This allows us to match the shuffle pattern strictly on how many
8419   // elements come from V1 without handling the symmetric cases.
8420   if (NumV2Elements > NumV1Elements)
8421     return DAG.getCommutedVectorShuffle(*SVOp);
8422
8423   // When the number of V1 and V2 elements are the same, try to minimize the
8424   // number of uses of V2 in the low half of the vector.
8425   if (NumV1Elements == NumV2Elements) {
8426     int LowV1Elements = 0, LowV2Elements = 0;
8427     for (int M : SVOp->getMask().slice(0, NumElements / 2))
8428       if (M >= NumElements)
8429         ++LowV2Elements;
8430       else if (M >= 0)
8431         ++LowV1Elements;
8432     if (LowV2Elements > LowV1Elements)
8433       return DAG.getCommutedVectorShuffle(*SVOp);
8434   }
8435
8436   // For each vector width, delegate to a specialized lowering routine.
8437   if (VT.getSizeInBits() == 128)
8438     return lower128BitVectorShuffle(Op, V1, V2, VT, Subtarget, DAG);
8439
8440   llvm_unreachable("Unimplemented!");
8441 }
8442
8443
8444 //===----------------------------------------------------------------------===//
8445 // Legacy vector shuffle lowering
8446 //
8447 // This code is the legacy code handling vector shuffles until the above
8448 // replaces its functionality and performance.
8449 //===----------------------------------------------------------------------===//
8450
8451 static bool isBlendMask(ArrayRef<int> MaskVals, MVT VT, bool hasSSE41,
8452                         bool hasInt256, unsigned *MaskOut = nullptr) {
8453   MVT EltVT = VT.getVectorElementType();
8454
8455   // There is no blend with immediate in AVX-512.
8456   if (VT.is512BitVector())
8457     return false;
8458
8459   if (!hasSSE41 || EltVT == MVT::i8)
8460     return false;
8461   if (!hasInt256 && VT == MVT::v16i16)
8462     return false;
8463
8464   unsigned MaskValue = 0;
8465   unsigned NumElems = VT.getVectorNumElements();
8466   // There are 2 lanes if (NumElems > 8), and 1 lane otherwise.
8467   unsigned NumLanes = (NumElems - 1) / 8 + 1;
8468   unsigned NumElemsInLane = NumElems / NumLanes;
8469
8470   // Blend for v16i16 should be symetric for the both lanes.
8471   for (unsigned i = 0; i < NumElemsInLane; ++i) {
8472
8473     int SndLaneEltIdx = (NumLanes == 2) ? MaskVals[i + NumElemsInLane] : -1;
8474     int EltIdx = MaskVals[i];
8475
8476     if ((EltIdx < 0 || EltIdx == (int)i) &&
8477         (SndLaneEltIdx < 0 || SndLaneEltIdx == (int)(i + NumElemsInLane)))
8478       continue;
8479
8480     if (((unsigned)EltIdx == (i + NumElems)) &&
8481         (SndLaneEltIdx < 0 ||
8482          (unsigned)SndLaneEltIdx == i + NumElems + NumElemsInLane))
8483       MaskValue |= (1 << i);
8484     else
8485       return false;
8486   }
8487
8488   if (MaskOut)
8489     *MaskOut = MaskValue;
8490   return true;
8491 }
8492
8493 // Try to lower a shuffle node into a simple blend instruction.
8494 // This function assumes isBlendMask returns true for this
8495 // SuffleVectorSDNode
8496 static SDValue LowerVECTOR_SHUFFLEtoBlend(ShuffleVectorSDNode *SVOp,
8497                                           unsigned MaskValue,
8498                                           const X86Subtarget *Subtarget,
8499                                           SelectionDAG &DAG) {
8500   MVT VT = SVOp->getSimpleValueType(0);
8501   MVT EltVT = VT.getVectorElementType();
8502   assert(isBlendMask(SVOp->getMask(), VT, Subtarget->hasSSE41(),
8503                      Subtarget->hasInt256() && "Trying to lower a "
8504                                                "VECTOR_SHUFFLE to a Blend but "
8505                                                "with the wrong mask"));
8506   SDValue V1 = SVOp->getOperand(0);
8507   SDValue V2 = SVOp->getOperand(1);
8508   SDLoc dl(SVOp);
8509   unsigned NumElems = VT.getVectorNumElements();
8510
8511   // Convert i32 vectors to floating point if it is not AVX2.
8512   // AVX2 introduced VPBLENDD instruction for 128 and 256-bit vectors.
8513   MVT BlendVT = VT;
8514   if (EltVT == MVT::i64 || (EltVT == MVT::i32 && !Subtarget->hasInt256())) {
8515     BlendVT = MVT::getVectorVT(MVT::getFloatingPointVT(EltVT.getSizeInBits()),
8516                                NumElems);
8517     V1 = DAG.getNode(ISD::BITCAST, dl, VT, V1);
8518     V2 = DAG.getNode(ISD::BITCAST, dl, VT, V2);
8519   }
8520
8521   SDValue Ret = DAG.getNode(X86ISD::BLENDI, dl, BlendVT, V1, V2,
8522                             DAG.getConstant(MaskValue, MVT::i32));
8523   return DAG.getNode(ISD::BITCAST, dl, VT, Ret);
8524 }
8525
8526 /// In vector type \p VT, return true if the element at index \p InputIdx
8527 /// falls on a different 128-bit lane than \p OutputIdx.
8528 static bool ShuffleCrosses128bitLane(MVT VT, unsigned InputIdx,
8529                                      unsigned OutputIdx) {
8530   unsigned EltSize = VT.getVectorElementType().getSizeInBits();
8531   return InputIdx * EltSize / 128 != OutputIdx * EltSize / 128;
8532 }
8533
8534 /// Generate a PSHUFB if possible.  Selects elements from \p V1 according to
8535 /// \p MaskVals.  MaskVals[OutputIdx] = InputIdx specifies that we want to
8536 /// shuffle the element at InputIdx in V1 to OutputIdx in the result.  If \p
8537 /// MaskVals refers to elements outside of \p V1 or is undef (-1), insert a
8538 /// zero.
8539 static SDValue getPSHUFB(ArrayRef<int> MaskVals, SDValue V1, SDLoc &dl,
8540                          SelectionDAG &DAG) {
8541   MVT VT = V1.getSimpleValueType();
8542   assert(VT.is128BitVector() || VT.is256BitVector());
8543
8544   MVT EltVT = VT.getVectorElementType();
8545   unsigned EltSizeInBytes = EltVT.getSizeInBits() / 8;
8546   unsigned NumElts = VT.getVectorNumElements();
8547
8548   SmallVector<SDValue, 32> PshufbMask;
8549   for (unsigned OutputIdx = 0; OutputIdx < NumElts; ++OutputIdx) {
8550     int InputIdx = MaskVals[OutputIdx];
8551     unsigned InputByteIdx;
8552
8553     if (InputIdx < 0 || NumElts <= (unsigned)InputIdx)
8554       InputByteIdx = 0x80;
8555     else {
8556       // Cross lane is not allowed.
8557       if (ShuffleCrosses128bitLane(VT, InputIdx, OutputIdx))
8558         return SDValue();
8559       InputByteIdx = InputIdx * EltSizeInBytes;
8560       // Index is an byte offset within the 128-bit lane.
8561       InputByteIdx &= 0xf;
8562     }
8563
8564     for (unsigned j = 0; j < EltSizeInBytes; ++j) {
8565       PshufbMask.push_back(DAG.getConstant(InputByteIdx, MVT::i8));
8566       if (InputByteIdx != 0x80)
8567         ++InputByteIdx;
8568     }
8569   }
8570
8571   MVT ShufVT = MVT::getVectorVT(MVT::i8, PshufbMask.size());
8572   if (ShufVT != VT)
8573     V1 = DAG.getNode(ISD::BITCAST, dl, ShufVT, V1);
8574   return DAG.getNode(X86ISD::PSHUFB, dl, ShufVT, V1,
8575                      DAG.getNode(ISD::BUILD_VECTOR, dl, ShufVT, PshufbMask));
8576 }
8577
8578 // v8i16 shuffles - Prefer shuffles in the following order:
8579 // 1. [all]   pshuflw, pshufhw, optional move
8580 // 2. [ssse3] 1 x pshufb
8581 // 3. [ssse3] 2 x pshufb + 1 x por
8582 // 4. [all]   mov + pshuflw + pshufhw + N x (pextrw + pinsrw)
8583 static SDValue
8584 LowerVECTOR_SHUFFLEv8i16(SDValue Op, const X86Subtarget *Subtarget,
8585                          SelectionDAG &DAG) {
8586   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(Op);
8587   SDValue V1 = SVOp->getOperand(0);
8588   SDValue V2 = SVOp->getOperand(1);
8589   SDLoc dl(SVOp);
8590   SmallVector<int, 8> MaskVals;
8591
8592   // Determine if more than 1 of the words in each of the low and high quadwords
8593   // of the result come from the same quadword of one of the two inputs.  Undef
8594   // mask values count as coming from any quadword, for better codegen.
8595   //
8596   // Lo/HiQuad[i] = j indicates how many words from the ith quad of the input
8597   // feeds this quad.  For i, 0 and 1 refer to V1, 2 and 3 refer to V2.
8598   unsigned LoQuad[] = { 0, 0, 0, 0 };
8599   unsigned HiQuad[] = { 0, 0, 0, 0 };
8600   // Indices of quads used.
8601   std::bitset<4> InputQuads;
8602   for (unsigned i = 0; i < 8; ++i) {
8603     unsigned *Quad = i < 4 ? LoQuad : HiQuad;
8604     int EltIdx = SVOp->getMaskElt(i);
8605     MaskVals.push_back(EltIdx);
8606     if (EltIdx < 0) {
8607       ++Quad[0];
8608       ++Quad[1];
8609       ++Quad[2];
8610       ++Quad[3];
8611       continue;
8612     }
8613     ++Quad[EltIdx / 4];
8614     InputQuads.set(EltIdx / 4);
8615   }
8616
8617   int BestLoQuad = -1;
8618   unsigned MaxQuad = 1;
8619   for (unsigned i = 0; i < 4; ++i) {
8620     if (LoQuad[i] > MaxQuad) {
8621       BestLoQuad = i;
8622       MaxQuad = LoQuad[i];
8623     }
8624   }
8625
8626   int BestHiQuad = -1;
8627   MaxQuad = 1;
8628   for (unsigned i = 0; i < 4; ++i) {
8629     if (HiQuad[i] > MaxQuad) {
8630       BestHiQuad = i;
8631       MaxQuad = HiQuad[i];
8632     }
8633   }
8634
8635   // For SSSE3, If all 8 words of the result come from only 1 quadword of each
8636   // of the two input vectors, shuffle them into one input vector so only a
8637   // single pshufb instruction is necessary. If there are more than 2 input
8638   // quads, disable the next transformation since it does not help SSSE3.
8639   bool V1Used = InputQuads[0] || InputQuads[1];
8640   bool V2Used = InputQuads[2] || InputQuads[3];
8641   if (Subtarget->hasSSSE3()) {
8642     if (InputQuads.count() == 2 && V1Used && V2Used) {
8643       BestLoQuad = InputQuads[0] ? 0 : 1;
8644       BestHiQuad = InputQuads[2] ? 2 : 3;
8645     }
8646     if (InputQuads.count() > 2) {
8647       BestLoQuad = -1;
8648       BestHiQuad = -1;
8649     }
8650   }
8651
8652   // If BestLoQuad or BestHiQuad are set, shuffle the quads together and update
8653   // the shuffle mask.  If a quad is scored as -1, that means that it contains
8654   // words from all 4 input quadwords.
8655   SDValue NewV;
8656   if (BestLoQuad >= 0 || BestHiQuad >= 0) {
8657     int MaskV[] = {
8658       BestLoQuad < 0 ? 0 : BestLoQuad,
8659       BestHiQuad < 0 ? 1 : BestHiQuad
8660     };
8661     NewV = DAG.getVectorShuffle(MVT::v2i64, dl,
8662                   DAG.getNode(ISD::BITCAST, dl, MVT::v2i64, V1),
8663                   DAG.getNode(ISD::BITCAST, dl, MVT::v2i64, V2), &MaskV[0]);
8664     NewV = DAG.getNode(ISD::BITCAST, dl, MVT::v8i16, NewV);
8665
8666     // Rewrite the MaskVals and assign NewV to V1 if NewV now contains all the
8667     // source words for the shuffle, to aid later transformations.
8668     bool AllWordsInNewV = true;
8669     bool InOrder[2] = { true, true };
8670     for (unsigned i = 0; i != 8; ++i) {
8671       int idx = MaskVals[i];
8672       if (idx != (int)i)
8673         InOrder[i/4] = false;
8674       if (idx < 0 || (idx/4) == BestLoQuad || (idx/4) == BestHiQuad)
8675         continue;
8676       AllWordsInNewV = false;
8677       break;
8678     }
8679
8680     bool pshuflw = AllWordsInNewV, pshufhw = AllWordsInNewV;
8681     if (AllWordsInNewV) {
8682       for (int i = 0; i != 8; ++i) {
8683         int idx = MaskVals[i];
8684         if (idx < 0)
8685           continue;
8686         idx = MaskVals[i] = (idx / 4) == BestLoQuad ? (idx & 3) : (idx & 3) + 4;
8687         if ((idx != i) && idx < 4)
8688           pshufhw = false;
8689         if ((idx != i) && idx > 3)
8690           pshuflw = false;
8691       }
8692       V1 = NewV;
8693       V2Used = false;
8694       BestLoQuad = 0;
8695       BestHiQuad = 1;
8696     }
8697
8698     // If we've eliminated the use of V2, and the new mask is a pshuflw or
8699     // pshufhw, that's as cheap as it gets.  Return the new shuffle.
8700     if ((pshufhw && InOrder[0]) || (pshuflw && InOrder[1])) {
8701       unsigned Opc = pshufhw ? X86ISD::PSHUFHW : X86ISD::PSHUFLW;
8702       unsigned TargetMask = 0;
8703       NewV = DAG.getVectorShuffle(MVT::v8i16, dl, NewV,
8704                                   DAG.getUNDEF(MVT::v8i16), &MaskVals[0]);
8705       ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(NewV.getNode());
8706       TargetMask = pshufhw ? getShufflePSHUFHWImmediate(SVOp):
8707                              getShufflePSHUFLWImmediate(SVOp);
8708       V1 = NewV.getOperand(0);
8709       return getTargetShuffleNode(Opc, dl, MVT::v8i16, V1, TargetMask, DAG);
8710     }
8711   }
8712
8713   // Promote splats to a larger type which usually leads to more efficient code.
8714   // FIXME: Is this true if pshufb is available?
8715   if (SVOp->isSplat())
8716     return PromoteSplat(SVOp, DAG);
8717
8718   // If we have SSSE3, and all words of the result are from 1 input vector,
8719   // case 2 is generated, otherwise case 3 is generated.  If no SSSE3
8720   // is present, fall back to case 4.
8721   if (Subtarget->hasSSSE3()) {
8722     SmallVector<SDValue,16> pshufbMask;
8723
8724     // If we have elements from both input vectors, set the high bit of the
8725     // shuffle mask element to zero out elements that come from V2 in the V1
8726     // mask, and elements that come from V1 in the V2 mask, so that the two
8727     // results can be OR'd together.
8728     bool TwoInputs = V1Used && V2Used;
8729     V1 = getPSHUFB(MaskVals, V1, dl, DAG);
8730     if (!TwoInputs)
8731       return DAG.getNode(ISD::BITCAST, dl, MVT::v8i16, V1);
8732
8733     // Calculate the shuffle mask for the second input, shuffle it, and
8734     // OR it with the first shuffled input.
8735     CommuteVectorShuffleMask(MaskVals, 8);
8736     V2 = getPSHUFB(MaskVals, V2, dl, DAG);
8737     V1 = DAG.getNode(ISD::OR, dl, MVT::v16i8, V1, V2);
8738     return DAG.getNode(ISD::BITCAST, dl, MVT::v8i16, V1);
8739   }
8740
8741   // If BestLoQuad >= 0, generate a pshuflw to put the low elements in order,
8742   // and update MaskVals with new element order.
8743   std::bitset<8> InOrder;
8744   if (BestLoQuad >= 0) {
8745     int MaskV[] = { -1, -1, -1, -1, 4, 5, 6, 7 };
8746     for (int i = 0; i != 4; ++i) {
8747       int idx = MaskVals[i];
8748       if (idx < 0) {
8749         InOrder.set(i);
8750       } else if ((idx / 4) == BestLoQuad) {
8751         MaskV[i] = idx & 3;
8752         InOrder.set(i);
8753       }
8754     }
8755     NewV = DAG.getVectorShuffle(MVT::v8i16, dl, NewV, DAG.getUNDEF(MVT::v8i16),
8756                                 &MaskV[0]);
8757
8758     if (NewV.getOpcode() == ISD::VECTOR_SHUFFLE && Subtarget->hasSSE2()) {
8759       ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(NewV.getNode());
8760       NewV = getTargetShuffleNode(X86ISD::PSHUFLW, dl, MVT::v8i16,
8761                                   NewV.getOperand(0),
8762                                   getShufflePSHUFLWImmediate(SVOp), DAG);
8763     }
8764   }
8765
8766   // If BestHi >= 0, generate a pshufhw to put the high elements in order,
8767   // and update MaskVals with the new element order.
8768   if (BestHiQuad >= 0) {
8769     int MaskV[] = { 0, 1, 2, 3, -1, -1, -1, -1 };
8770     for (unsigned i = 4; i != 8; ++i) {
8771       int idx = MaskVals[i];
8772       if (idx < 0) {
8773         InOrder.set(i);
8774       } else if ((idx / 4) == BestHiQuad) {
8775         MaskV[i] = (idx & 3) + 4;
8776         InOrder.set(i);
8777       }
8778     }
8779     NewV = DAG.getVectorShuffle(MVT::v8i16, dl, NewV, DAG.getUNDEF(MVT::v8i16),
8780                                 &MaskV[0]);
8781
8782     if (NewV.getOpcode() == ISD::VECTOR_SHUFFLE && Subtarget->hasSSE2()) {
8783       ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(NewV.getNode());
8784       NewV = getTargetShuffleNode(X86ISD::PSHUFHW, dl, MVT::v8i16,
8785                                   NewV.getOperand(0),
8786                                   getShufflePSHUFHWImmediate(SVOp), DAG);
8787     }
8788   }
8789
8790   // In case BestHi & BestLo were both -1, which means each quadword has a word
8791   // from each of the four input quadwords, calculate the InOrder bitvector now
8792   // before falling through to the insert/extract cleanup.
8793   if (BestLoQuad == -1 && BestHiQuad == -1) {
8794     NewV = V1;
8795     for (int i = 0; i != 8; ++i)
8796       if (MaskVals[i] < 0 || MaskVals[i] == i)
8797         InOrder.set(i);
8798   }
8799
8800   // The other elements are put in the right place using pextrw and pinsrw.
8801   for (unsigned i = 0; i != 8; ++i) {
8802     if (InOrder[i])
8803       continue;
8804     int EltIdx = MaskVals[i];
8805     if (EltIdx < 0)
8806       continue;
8807     SDValue ExtOp = (EltIdx < 8) ?
8808       DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::i16, V1,
8809                   DAG.getIntPtrConstant(EltIdx)) :
8810       DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::i16, V2,
8811                   DAG.getIntPtrConstant(EltIdx - 8));
8812     NewV = DAG.getNode(ISD::INSERT_VECTOR_ELT, dl, MVT::v8i16, NewV, ExtOp,
8813                        DAG.getIntPtrConstant(i));
8814   }
8815   return NewV;
8816 }
8817
8818 /// \brief v16i16 shuffles
8819 ///
8820 /// FIXME: We only support generation of a single pshufb currently.  We can
8821 /// generalize the other applicable cases from LowerVECTOR_SHUFFLEv8i16 as
8822 /// well (e.g 2 x pshufb + 1 x por).
8823 static SDValue
8824 LowerVECTOR_SHUFFLEv16i16(SDValue Op, SelectionDAG &DAG) {
8825   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(Op);
8826   SDValue V1 = SVOp->getOperand(0);
8827   SDValue V2 = SVOp->getOperand(1);
8828   SDLoc dl(SVOp);
8829
8830   if (V2.getOpcode() != ISD::UNDEF)
8831     return SDValue();
8832
8833   SmallVector<int, 16> MaskVals(SVOp->getMask().begin(), SVOp->getMask().end());
8834   return getPSHUFB(MaskVals, V1, dl, DAG);
8835 }
8836
8837 // v16i8 shuffles - Prefer shuffles in the following order:
8838 // 1. [ssse3] 1 x pshufb
8839 // 2. [ssse3] 2 x pshufb + 1 x por
8840 // 3. [all]   v8i16 shuffle + N x pextrw + rotate + pinsrw
8841 static SDValue LowerVECTOR_SHUFFLEv16i8(ShuffleVectorSDNode *SVOp,
8842                                         const X86Subtarget* Subtarget,
8843                                         SelectionDAG &DAG) {
8844   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
8845   SDValue V1 = SVOp->getOperand(0);
8846   SDValue V2 = SVOp->getOperand(1);
8847   SDLoc dl(SVOp);
8848   ArrayRef<int> MaskVals = SVOp->getMask();
8849
8850   // Promote splats to a larger type which usually leads to more efficient code.
8851   // FIXME: Is this true if pshufb is available?
8852   if (SVOp->isSplat())
8853     return PromoteSplat(SVOp, DAG);
8854
8855   // If we have SSSE3, case 1 is generated when all result bytes come from
8856   // one of  the inputs.  Otherwise, case 2 is generated.  If no SSSE3 is
8857   // present, fall back to case 3.
8858
8859   // If SSSE3, use 1 pshufb instruction per vector with elements in the result.
8860   if (Subtarget->hasSSSE3()) {
8861     SmallVector<SDValue,16> pshufbMask;
8862
8863     // If all result elements are from one input vector, then only translate
8864     // undef mask values to 0x80 (zero out result) in the pshufb mask.
8865     //
8866     // Otherwise, we have elements from both input vectors, and must zero out
8867     // elements that come from V2 in the first mask, and V1 in the second mask
8868     // so that we can OR them together.
8869     for (unsigned i = 0; i != 16; ++i) {
8870       int EltIdx = MaskVals[i];
8871       if (EltIdx < 0 || EltIdx >= 16)
8872         EltIdx = 0x80;
8873       pshufbMask.push_back(DAG.getConstant(EltIdx, MVT::i8));
8874     }
8875     V1 = DAG.getNode(X86ISD::PSHUFB, dl, MVT::v16i8, V1,
8876                      DAG.getNode(ISD::BUILD_VECTOR, dl,
8877                                  MVT::v16i8, pshufbMask));
8878
8879     // As PSHUFB will zero elements with negative indices, it's safe to ignore
8880     // the 2nd operand if it's undefined or zero.
8881     if (V2.getOpcode() == ISD::UNDEF ||
8882         ISD::isBuildVectorAllZeros(V2.getNode()))
8883       return V1;
8884
8885     // Calculate the shuffle mask for the second input, shuffle it, and
8886     // OR it with the first shuffled input.
8887     pshufbMask.clear();
8888     for (unsigned i = 0; i != 16; ++i) {
8889       int EltIdx = MaskVals[i];
8890       EltIdx = (EltIdx < 16) ? 0x80 : EltIdx - 16;
8891       pshufbMask.push_back(DAG.getConstant(EltIdx, MVT::i8));
8892     }
8893     V2 = DAG.getNode(X86ISD::PSHUFB, dl, MVT::v16i8, V2,
8894                      DAG.getNode(ISD::BUILD_VECTOR, dl,
8895                                  MVT::v16i8, pshufbMask));
8896     return DAG.getNode(ISD::OR, dl, MVT::v16i8, V1, V2);
8897   }
8898
8899   // No SSSE3 - Calculate in place words and then fix all out of place words
8900   // With 0-16 extracts & inserts.  Worst case is 16 bytes out of order from
8901   // the 16 different words that comprise the two doublequadword input vectors.
8902   V1 = DAG.getNode(ISD::BITCAST, dl, MVT::v8i16, V1);
8903   V2 = DAG.getNode(ISD::BITCAST, dl, MVT::v8i16, V2);
8904   SDValue NewV = V1;
8905   for (int i = 0; i != 8; ++i) {
8906     int Elt0 = MaskVals[i*2];
8907     int Elt1 = MaskVals[i*2+1];
8908
8909     // This word of the result is all undef, skip it.
8910     if (Elt0 < 0 && Elt1 < 0)
8911       continue;
8912
8913     // This word of the result is already in the correct place, skip it.
8914     if ((Elt0 == i*2) && (Elt1 == i*2+1))
8915       continue;
8916
8917     SDValue Elt0Src = Elt0 < 16 ? V1 : V2;
8918     SDValue Elt1Src = Elt1 < 16 ? V1 : V2;
8919     SDValue InsElt;
8920
8921     // If Elt0 and Elt1 are defined, are consecutive, and can be load
8922     // using a single extract together, load it and store it.
8923     if ((Elt0 >= 0) && ((Elt0 + 1) == Elt1) && ((Elt0 & 1) == 0)) {
8924       InsElt = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::i16, Elt1Src,
8925                            DAG.getIntPtrConstant(Elt1 / 2));
8926       NewV = DAG.getNode(ISD::INSERT_VECTOR_ELT, dl, MVT::v8i16, NewV, InsElt,
8927                         DAG.getIntPtrConstant(i));
8928       continue;
8929     }
8930
8931     // If Elt1 is defined, extract it from the appropriate source.  If the
8932     // source byte is not also odd, shift the extracted word left 8 bits
8933     // otherwise clear the bottom 8 bits if we need to do an or.
8934     if (Elt1 >= 0) {
8935       InsElt = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::i16, Elt1Src,
8936                            DAG.getIntPtrConstant(Elt1 / 2));
8937       if ((Elt1 & 1) == 0)
8938         InsElt = DAG.getNode(ISD::SHL, dl, MVT::i16, InsElt,
8939                              DAG.getConstant(8,
8940                                   TLI.getShiftAmountTy(InsElt.getValueType())));
8941       else if (Elt0 >= 0)
8942         InsElt = DAG.getNode(ISD::AND, dl, MVT::i16, InsElt,
8943                              DAG.getConstant(0xFF00, MVT::i16));
8944     }
8945     // If Elt0 is defined, extract it from the appropriate source.  If the
8946     // source byte is not also even, shift the extracted word right 8 bits. If
8947     // Elt1 was also defined, OR the extracted values together before
8948     // inserting them in the result.
8949     if (Elt0 >= 0) {
8950       SDValue InsElt0 = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::i16,
8951                                     Elt0Src, DAG.getIntPtrConstant(Elt0 / 2));
8952       if ((Elt0 & 1) != 0)
8953         InsElt0 = DAG.getNode(ISD::SRL, dl, MVT::i16, InsElt0,
8954                               DAG.getConstant(8,
8955                                  TLI.getShiftAmountTy(InsElt0.getValueType())));
8956       else if (Elt1 >= 0)
8957         InsElt0 = DAG.getNode(ISD::AND, dl, MVT::i16, InsElt0,
8958                              DAG.getConstant(0x00FF, MVT::i16));
8959       InsElt = Elt1 >= 0 ? DAG.getNode(ISD::OR, dl, MVT::i16, InsElt, InsElt0)
8960                          : InsElt0;
8961     }
8962     NewV = DAG.getNode(ISD::INSERT_VECTOR_ELT, dl, MVT::v8i16, NewV, InsElt,
8963                        DAG.getIntPtrConstant(i));
8964   }
8965   return DAG.getNode(ISD::BITCAST, dl, MVT::v16i8, NewV);
8966 }
8967
8968 // v32i8 shuffles - Translate to VPSHUFB if possible.
8969 static
8970 SDValue LowerVECTOR_SHUFFLEv32i8(ShuffleVectorSDNode *SVOp,
8971                                  const X86Subtarget *Subtarget,
8972                                  SelectionDAG &DAG) {
8973   MVT VT = SVOp->getSimpleValueType(0);
8974   SDValue V1 = SVOp->getOperand(0);
8975   SDValue V2 = SVOp->getOperand(1);
8976   SDLoc dl(SVOp);
8977   SmallVector<int, 32> MaskVals(SVOp->getMask().begin(), SVOp->getMask().end());
8978
8979   bool V2IsUndef = V2.getOpcode() == ISD::UNDEF;
8980   bool V1IsAllZero = ISD::isBuildVectorAllZeros(V1.getNode());
8981   bool V2IsAllZero = ISD::isBuildVectorAllZeros(V2.getNode());
8982
8983   // VPSHUFB may be generated if
8984   // (1) one of input vector is undefined or zeroinitializer.
8985   // The mask value 0x80 puts 0 in the corresponding slot of the vector.
8986   // And (2) the mask indexes don't cross the 128-bit lane.
8987   if (VT != MVT::v32i8 || !Subtarget->hasInt256() ||
8988       (!V2IsUndef && !V2IsAllZero && !V1IsAllZero))
8989     return SDValue();
8990
8991   if (V1IsAllZero && !V2IsAllZero) {
8992     CommuteVectorShuffleMask(MaskVals, 32);
8993     V1 = V2;
8994   }
8995   return getPSHUFB(MaskVals, V1, dl, DAG);
8996 }
8997
8998 /// RewriteAsNarrowerShuffle - Try rewriting v8i16 and v16i8 shuffles as 4 wide
8999 /// ones, or rewriting v4i32 / v4f32 as 2 wide ones if possible. This can be
9000 /// done when every pair / quad of shuffle mask elements point to elements in
9001 /// the right sequence. e.g.
9002 /// vector_shuffle X, Y, <2, 3, | 10, 11, | 0, 1, | 14, 15>
9003 static
9004 SDValue RewriteAsNarrowerShuffle(ShuffleVectorSDNode *SVOp,
9005                                  SelectionDAG &DAG) {
9006   MVT VT = SVOp->getSimpleValueType(0);
9007   SDLoc dl(SVOp);
9008   unsigned NumElems = VT.getVectorNumElements();
9009   MVT NewVT;
9010   unsigned Scale;
9011   switch (VT.SimpleTy) {
9012   default: llvm_unreachable("Unexpected!");
9013   case MVT::v2i64:
9014   case MVT::v2f64:
9015            return SDValue(SVOp, 0);
9016   case MVT::v4f32:  NewVT = MVT::v2f64; Scale = 2; break;
9017   case MVT::v4i32:  NewVT = MVT::v2i64; Scale = 2; break;
9018   case MVT::v8i16:  NewVT = MVT::v4i32; Scale = 2; break;
9019   case MVT::v16i8:  NewVT = MVT::v4i32; Scale = 4; break;
9020   case MVT::v16i16: NewVT = MVT::v8i32; Scale = 2; break;
9021   case MVT::v32i8:  NewVT = MVT::v8i32; Scale = 4; break;
9022   }
9023
9024   SmallVector<int, 8> MaskVec;
9025   for (unsigned i = 0; i != NumElems; i += Scale) {
9026     int StartIdx = -1;
9027     for (unsigned j = 0; j != Scale; ++j) {
9028       int EltIdx = SVOp->getMaskElt(i+j);
9029       if (EltIdx < 0)
9030         continue;
9031       if (StartIdx < 0)
9032         StartIdx = (EltIdx / Scale);
9033       if (EltIdx != (int)(StartIdx*Scale + j))
9034         return SDValue();
9035     }
9036     MaskVec.push_back(StartIdx);
9037   }
9038
9039   SDValue V1 = DAG.getNode(ISD::BITCAST, dl, NewVT, SVOp->getOperand(0));
9040   SDValue V2 = DAG.getNode(ISD::BITCAST, dl, NewVT, SVOp->getOperand(1));
9041   return DAG.getVectorShuffle(NewVT, dl, V1, V2, &MaskVec[0]);
9042 }
9043
9044 /// getVZextMovL - Return a zero-extending vector move low node.
9045 ///
9046 static SDValue getVZextMovL(MVT VT, MVT OpVT,
9047                             SDValue SrcOp, SelectionDAG &DAG,
9048                             const X86Subtarget *Subtarget, SDLoc dl) {
9049   if (VT == MVT::v2f64 || VT == MVT::v4f32) {
9050     LoadSDNode *LD = nullptr;
9051     if (!isScalarLoadToVector(SrcOp.getNode(), &LD))
9052       LD = dyn_cast<LoadSDNode>(SrcOp);
9053     if (!LD) {
9054       // movssrr and movsdrr do not clear top bits. Try to use movd, movq
9055       // instead.
9056       MVT ExtVT = (OpVT == MVT::v2f64) ? MVT::i64 : MVT::i32;
9057       if ((ExtVT != MVT::i64 || Subtarget->is64Bit()) &&
9058           SrcOp.getOpcode() == ISD::SCALAR_TO_VECTOR &&
9059           SrcOp.getOperand(0).getOpcode() == ISD::BITCAST &&
9060           SrcOp.getOperand(0).getOperand(0).getValueType() == ExtVT) {
9061         // PR2108
9062         OpVT = (OpVT == MVT::v2f64) ? MVT::v2i64 : MVT::v4i32;
9063         return DAG.getNode(ISD::BITCAST, dl, VT,
9064                            DAG.getNode(X86ISD::VZEXT_MOVL, dl, OpVT,
9065                                        DAG.getNode(ISD::SCALAR_TO_VECTOR, dl,
9066                                                    OpVT,
9067                                                    SrcOp.getOperand(0)
9068                                                           .getOperand(0))));
9069       }
9070     }
9071   }
9072
9073   return DAG.getNode(ISD::BITCAST, dl, VT,
9074                      DAG.getNode(X86ISD::VZEXT_MOVL, dl, OpVT,
9075                                  DAG.getNode(ISD::BITCAST, dl,
9076                                              OpVT, SrcOp)));
9077 }
9078
9079 /// LowerVECTOR_SHUFFLE_256 - Handle all 256-bit wide vectors shuffles
9080 /// which could not be matched by any known target speficic shuffle
9081 static SDValue
9082 LowerVECTOR_SHUFFLE_256(ShuffleVectorSDNode *SVOp, SelectionDAG &DAG) {
9083
9084   SDValue NewOp = Compact8x32ShuffleNode(SVOp, DAG);
9085   if (NewOp.getNode())
9086     return NewOp;
9087
9088   MVT VT = SVOp->getSimpleValueType(0);
9089
9090   unsigned NumElems = VT.getVectorNumElements();
9091   unsigned NumLaneElems = NumElems / 2;
9092
9093   SDLoc dl(SVOp);
9094   MVT EltVT = VT.getVectorElementType();
9095   MVT NVT = MVT::getVectorVT(EltVT, NumLaneElems);
9096   SDValue Output[2];
9097
9098   SmallVector<int, 16> Mask;
9099   for (unsigned l = 0; l < 2; ++l) {
9100     // Build a shuffle mask for the output, discovering on the fly which
9101     // input vectors to use as shuffle operands (recorded in InputUsed).
9102     // If building a suitable shuffle vector proves too hard, then bail
9103     // out with UseBuildVector set.
9104     bool UseBuildVector = false;
9105     int InputUsed[2] = { -1, -1 }; // Not yet discovered.
9106     unsigned LaneStart = l * NumLaneElems;
9107     for (unsigned i = 0; i != NumLaneElems; ++i) {
9108       // The mask element.  This indexes into the input.
9109       int Idx = SVOp->getMaskElt(i+LaneStart);
9110       if (Idx < 0) {
9111         // the mask element does not index into any input vector.
9112         Mask.push_back(-1);
9113         continue;
9114       }
9115
9116       // The input vector this mask element indexes into.
9117       int Input = Idx / NumLaneElems;
9118
9119       // Turn the index into an offset from the start of the input vector.
9120       Idx -= Input * NumLaneElems;
9121
9122       // Find or create a shuffle vector operand to hold this input.
9123       unsigned OpNo;
9124       for (OpNo = 0; OpNo < array_lengthof(InputUsed); ++OpNo) {
9125         if (InputUsed[OpNo] == Input)
9126           // This input vector is already an operand.
9127           break;
9128         if (InputUsed[OpNo] < 0) {
9129           // Create a new operand for this input vector.
9130           InputUsed[OpNo] = Input;
9131           break;
9132         }
9133       }
9134
9135       if (OpNo >= array_lengthof(InputUsed)) {
9136         // More than two input vectors used!  Give up on trying to create a
9137         // shuffle vector.  Insert all elements into a BUILD_VECTOR instead.
9138         UseBuildVector = true;
9139         break;
9140       }
9141
9142       // Add the mask index for the new shuffle vector.
9143       Mask.push_back(Idx + OpNo * NumLaneElems);
9144     }
9145
9146     if (UseBuildVector) {
9147       SmallVector<SDValue, 16> SVOps;
9148       for (unsigned i = 0; i != NumLaneElems; ++i) {
9149         // The mask element.  This indexes into the input.
9150         int Idx = SVOp->getMaskElt(i+LaneStart);
9151         if (Idx < 0) {
9152           SVOps.push_back(DAG.getUNDEF(EltVT));
9153           continue;
9154         }
9155
9156         // The input vector this mask element indexes into.
9157         int Input = Idx / NumElems;
9158
9159         // Turn the index into an offset from the start of the input vector.
9160         Idx -= Input * NumElems;
9161
9162         // Extract the vector element by hand.
9163         SVOps.push_back(DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, EltVT,
9164                                     SVOp->getOperand(Input),
9165                                     DAG.getIntPtrConstant(Idx)));
9166       }
9167
9168       // Construct the output using a BUILD_VECTOR.
9169       Output[l] = DAG.getNode(ISD::BUILD_VECTOR, dl, NVT, SVOps);
9170     } else if (InputUsed[0] < 0) {
9171       // No input vectors were used! The result is undefined.
9172       Output[l] = DAG.getUNDEF(NVT);
9173     } else {
9174       SDValue Op0 = Extract128BitVector(SVOp->getOperand(InputUsed[0] / 2),
9175                                         (InputUsed[0] % 2) * NumLaneElems,
9176                                         DAG, dl);
9177       // If only one input was used, use an undefined vector for the other.
9178       SDValue Op1 = (InputUsed[1] < 0) ? DAG.getUNDEF(NVT) :
9179         Extract128BitVector(SVOp->getOperand(InputUsed[1] / 2),
9180                             (InputUsed[1] % 2) * NumLaneElems, DAG, dl);
9181       // At least one input vector was used. Create a new shuffle vector.
9182       Output[l] = DAG.getVectorShuffle(NVT, dl, Op0, Op1, &Mask[0]);
9183     }
9184
9185     Mask.clear();
9186   }
9187
9188   // Concatenate the result back
9189   return DAG.getNode(ISD::CONCAT_VECTORS, dl, VT, Output[0], Output[1]);
9190 }
9191
9192 /// LowerVECTOR_SHUFFLE_128v4 - Handle all 128-bit wide vectors with
9193 /// 4 elements, and match them with several different shuffle types.
9194 static SDValue
9195 LowerVECTOR_SHUFFLE_128v4(ShuffleVectorSDNode *SVOp, SelectionDAG &DAG) {
9196   SDValue V1 = SVOp->getOperand(0);
9197   SDValue V2 = SVOp->getOperand(1);
9198   SDLoc dl(SVOp);
9199   MVT VT = SVOp->getSimpleValueType(0);
9200
9201   assert(VT.is128BitVector() && "Unsupported vector size");
9202
9203   std::pair<int, int> Locs[4];
9204   int Mask1[] = { -1, -1, -1, -1 };
9205   SmallVector<int, 8> PermMask(SVOp->getMask().begin(), SVOp->getMask().end());
9206
9207   unsigned NumHi = 0;
9208   unsigned NumLo = 0;
9209   for (unsigned i = 0; i != 4; ++i) {
9210     int Idx = PermMask[i];
9211     if (Idx < 0) {
9212       Locs[i] = std::make_pair(-1, -1);
9213     } else {
9214       assert(Idx < 8 && "Invalid VECTOR_SHUFFLE index!");
9215       if (Idx < 4) {
9216         Locs[i] = std::make_pair(0, NumLo);
9217         Mask1[NumLo] = Idx;
9218         NumLo++;
9219       } else {
9220         Locs[i] = std::make_pair(1, NumHi);
9221         if (2+NumHi < 4)
9222           Mask1[2+NumHi] = Idx;
9223         NumHi++;
9224       }
9225     }
9226   }
9227
9228   if (NumLo <= 2 && NumHi <= 2) {
9229     // If no more than two elements come from either vector. This can be
9230     // implemented with two shuffles. First shuffle gather the elements.
9231     // The second shuffle, which takes the first shuffle as both of its
9232     // vector operands, put the elements into the right order.
9233     V1 = DAG.getVectorShuffle(VT, dl, V1, V2, &Mask1[0]);
9234
9235     int Mask2[] = { -1, -1, -1, -1 };
9236
9237     for (unsigned i = 0; i != 4; ++i)
9238       if (Locs[i].first != -1) {
9239         unsigned Idx = (i < 2) ? 0 : 4;
9240         Idx += Locs[i].first * 2 + Locs[i].second;
9241         Mask2[i] = Idx;
9242       }
9243
9244     return DAG.getVectorShuffle(VT, dl, V1, V1, &Mask2[0]);
9245   }
9246
9247   if (NumLo == 3 || NumHi == 3) {
9248     // Otherwise, we must have three elements from one vector, call it X, and
9249     // one element from the other, call it Y.  First, use a shufps to build an
9250     // intermediate vector with the one element from Y and the element from X
9251     // that will be in the same half in the final destination (the indexes don't
9252     // matter). Then, use a shufps to build the final vector, taking the half
9253     // containing the element from Y from the intermediate, and the other half
9254     // from X.
9255     if (NumHi == 3) {
9256       // Normalize it so the 3 elements come from V1.
9257       CommuteVectorShuffleMask(PermMask, 4);
9258       std::swap(V1, V2);
9259     }
9260
9261     // Find the element from V2.
9262     unsigned HiIndex;
9263     for (HiIndex = 0; HiIndex < 3; ++HiIndex) {
9264       int Val = PermMask[HiIndex];
9265       if (Val < 0)
9266         continue;
9267       if (Val >= 4)
9268         break;
9269     }
9270
9271     Mask1[0] = PermMask[HiIndex];
9272     Mask1[1] = -1;
9273     Mask1[2] = PermMask[HiIndex^1];
9274     Mask1[3] = -1;
9275     V2 = DAG.getVectorShuffle(VT, dl, V1, V2, &Mask1[0]);
9276
9277     if (HiIndex >= 2) {
9278       Mask1[0] = PermMask[0];
9279       Mask1[1] = PermMask[1];
9280       Mask1[2] = HiIndex & 1 ? 6 : 4;
9281       Mask1[3] = HiIndex & 1 ? 4 : 6;
9282       return DAG.getVectorShuffle(VT, dl, V1, V2, &Mask1[0]);
9283     }
9284
9285     Mask1[0] = HiIndex & 1 ? 2 : 0;
9286     Mask1[1] = HiIndex & 1 ? 0 : 2;
9287     Mask1[2] = PermMask[2];
9288     Mask1[3] = PermMask[3];
9289     if (Mask1[2] >= 0)
9290       Mask1[2] += 4;
9291     if (Mask1[3] >= 0)
9292       Mask1[3] += 4;
9293     return DAG.getVectorShuffle(VT, dl, V2, V1, &Mask1[0]);
9294   }
9295
9296   // Break it into (shuffle shuffle_hi, shuffle_lo).
9297   int LoMask[] = { -1, -1, -1, -1 };
9298   int HiMask[] = { -1, -1, -1, -1 };
9299
9300   int *MaskPtr = LoMask;
9301   unsigned MaskIdx = 0;
9302   unsigned LoIdx = 0;
9303   unsigned HiIdx = 2;
9304   for (unsigned i = 0; i != 4; ++i) {
9305     if (i == 2) {
9306       MaskPtr = HiMask;
9307       MaskIdx = 1;
9308       LoIdx = 0;
9309       HiIdx = 2;
9310     }
9311     int Idx = PermMask[i];
9312     if (Idx < 0) {
9313       Locs[i] = std::make_pair(-1, -1);
9314     } else if (Idx < 4) {
9315       Locs[i] = std::make_pair(MaskIdx, LoIdx);
9316       MaskPtr[LoIdx] = Idx;
9317       LoIdx++;
9318     } else {
9319       Locs[i] = std::make_pair(MaskIdx, HiIdx);
9320       MaskPtr[HiIdx] = Idx;
9321       HiIdx++;
9322     }
9323   }
9324
9325   SDValue LoShuffle = DAG.getVectorShuffle(VT, dl, V1, V2, &LoMask[0]);
9326   SDValue HiShuffle = DAG.getVectorShuffle(VT, dl, V1, V2, &HiMask[0]);
9327   int MaskOps[] = { -1, -1, -1, -1 };
9328   for (unsigned i = 0; i != 4; ++i)
9329     if (Locs[i].first != -1)
9330       MaskOps[i] = Locs[i].first * 4 + Locs[i].second;
9331   return DAG.getVectorShuffle(VT, dl, LoShuffle, HiShuffle, &MaskOps[0]);
9332 }
9333
9334 static bool MayFoldVectorLoad(SDValue V) {
9335   while (V.hasOneUse() && V.getOpcode() == ISD::BITCAST)
9336     V = V.getOperand(0);
9337
9338   if (V.hasOneUse() && V.getOpcode() == ISD::SCALAR_TO_VECTOR)
9339     V = V.getOperand(0);
9340   if (V.hasOneUse() && V.getOpcode() == ISD::BUILD_VECTOR &&
9341       V.getNumOperands() == 2 && V.getOperand(1).getOpcode() == ISD::UNDEF)
9342     // BUILD_VECTOR (load), undef
9343     V = V.getOperand(0);
9344
9345   return MayFoldLoad(V);
9346 }
9347
9348 static
9349 SDValue getMOVDDup(SDValue &Op, SDLoc &dl, SDValue V1, SelectionDAG &DAG) {
9350   MVT VT = Op.getSimpleValueType();
9351
9352   // Canonizalize to v2f64.
9353   V1 = DAG.getNode(ISD::BITCAST, dl, MVT::v2f64, V1);
9354   return DAG.getNode(ISD::BITCAST, dl, VT,
9355                      getTargetShuffleNode(X86ISD::MOVDDUP, dl, MVT::v2f64,
9356                                           V1, DAG));
9357 }
9358
9359 static
9360 SDValue getMOVLowToHigh(SDValue &Op, SDLoc &dl, SelectionDAG &DAG,
9361                         bool HasSSE2) {
9362   SDValue V1 = Op.getOperand(0);
9363   SDValue V2 = Op.getOperand(1);
9364   MVT VT = Op.getSimpleValueType();
9365
9366   assert(VT != MVT::v2i64 && "unsupported shuffle type");
9367
9368   if (HasSSE2 && VT == MVT::v2f64)
9369     return getTargetShuffleNode(X86ISD::MOVLHPD, dl, VT, V1, V2, DAG);
9370
9371   // v4f32 or v4i32: canonizalized to v4f32 (which is legal for SSE1)
9372   return DAG.getNode(ISD::BITCAST, dl, VT,
9373                      getTargetShuffleNode(X86ISD::MOVLHPS, dl, MVT::v4f32,
9374                            DAG.getNode(ISD::BITCAST, dl, MVT::v4f32, V1),
9375                            DAG.getNode(ISD::BITCAST, dl, MVT::v4f32, V2), DAG));
9376 }
9377
9378 static
9379 SDValue getMOVHighToLow(SDValue &Op, SDLoc &dl, SelectionDAG &DAG) {
9380   SDValue V1 = Op.getOperand(0);
9381   SDValue V2 = Op.getOperand(1);
9382   MVT VT = Op.getSimpleValueType();
9383
9384   assert((VT == MVT::v4i32 || VT == MVT::v4f32) &&
9385          "unsupported shuffle type");
9386
9387   if (V2.getOpcode() == ISD::UNDEF)
9388     V2 = V1;
9389
9390   // v4i32 or v4f32
9391   return getTargetShuffleNode(X86ISD::MOVHLPS, dl, VT, V1, V2, DAG);
9392 }
9393
9394 static
9395 SDValue getMOVLP(SDValue &Op, SDLoc &dl, SelectionDAG &DAG, bool HasSSE2) {
9396   SDValue V1 = Op.getOperand(0);
9397   SDValue V2 = Op.getOperand(1);
9398   MVT VT = Op.getSimpleValueType();
9399   unsigned NumElems = VT.getVectorNumElements();
9400
9401   // Use MOVLPS and MOVLPD in case V1 or V2 are loads. During isel, the second
9402   // operand of these instructions is only memory, so check if there's a
9403   // potencial load folding here, otherwise use SHUFPS or MOVSD to match the
9404   // same masks.
9405   bool CanFoldLoad = false;
9406
9407   // Trivial case, when V2 comes from a load.
9408   if (MayFoldVectorLoad(V2))
9409     CanFoldLoad = true;
9410
9411   // When V1 is a load, it can be folded later into a store in isel, example:
9412   //  (store (v4f32 (X86Movlps (load addr:$src1), VR128:$src2)), addr:$src1)
9413   //    turns into:
9414   //  (MOVLPSmr addr:$src1, VR128:$src2)
9415   // So, recognize this potential and also use MOVLPS or MOVLPD
9416   else if (MayFoldVectorLoad(V1) && MayFoldIntoStore(Op))
9417     CanFoldLoad = true;
9418
9419   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(Op);
9420   if (CanFoldLoad) {
9421     if (HasSSE2 && NumElems == 2)
9422       return getTargetShuffleNode(X86ISD::MOVLPD, dl, VT, V1, V2, DAG);
9423
9424     if (NumElems == 4)
9425       // If we don't care about the second element, proceed to use movss.
9426       if (SVOp->getMaskElt(1) != -1)
9427         return getTargetShuffleNode(X86ISD::MOVLPS, dl, VT, V1, V2, DAG);
9428   }
9429
9430   // movl and movlp will both match v2i64, but v2i64 is never matched by
9431   // movl earlier because we make it strict to avoid messing with the movlp load
9432   // folding logic (see the code above getMOVLP call). Match it here then,
9433   // this is horrible, but will stay like this until we move all shuffle
9434   // matching to x86 specific nodes. Note that for the 1st condition all
9435   // types are matched with movsd.
9436   if (HasSSE2) {
9437     // FIXME: isMOVLMask should be checked and matched before getMOVLP,
9438     // as to remove this logic from here, as much as possible
9439     if (NumElems == 2 || !isMOVLMask(SVOp->getMask(), VT))
9440       return getTargetShuffleNode(X86ISD::MOVSD, dl, VT, V1, V2, DAG);
9441     return getTargetShuffleNode(X86ISD::MOVSS, dl, VT, V1, V2, DAG);
9442   }
9443
9444   assert(VT != MVT::v4i32 && "unsupported shuffle type");
9445
9446   // Invert the operand order and use SHUFPS to match it.
9447   return getTargetShuffleNode(X86ISD::SHUFP, dl, VT, V2, V1,
9448                               getShuffleSHUFImmediate(SVOp), DAG);
9449 }
9450
9451 static SDValue NarrowVectorLoadToElement(LoadSDNode *Load, unsigned Index,
9452                                          SelectionDAG &DAG) {
9453   SDLoc dl(Load);
9454   MVT VT = Load->getSimpleValueType(0);
9455   MVT EVT = VT.getVectorElementType();
9456   SDValue Addr = Load->getOperand(1);
9457   SDValue NewAddr = DAG.getNode(
9458       ISD::ADD, dl, Addr.getSimpleValueType(), Addr,
9459       DAG.getConstant(Index * EVT.getStoreSize(), Addr.getSimpleValueType()));
9460
9461   SDValue NewLoad =
9462       DAG.getLoad(EVT, dl, Load->getChain(), NewAddr,
9463                   DAG.getMachineFunction().getMachineMemOperand(
9464                       Load->getMemOperand(), 0, EVT.getStoreSize()));
9465   return NewLoad;
9466 }
9467
9468 // It is only safe to call this function if isINSERTPSMask is true for
9469 // this shufflevector mask.
9470 static SDValue getINSERTPS(ShuffleVectorSDNode *SVOp, SDLoc &dl,
9471                            SelectionDAG &DAG) {
9472   // Generate an insertps instruction when inserting an f32 from memory onto a
9473   // v4f32 or when copying a member from one v4f32 to another.
9474   // We also use it for transferring i32 from one register to another,
9475   // since it simply copies the same bits.
9476   // If we're transferring an i32 from memory to a specific element in a
9477   // register, we output a generic DAG that will match the PINSRD
9478   // instruction.
9479   MVT VT = SVOp->getSimpleValueType(0);
9480   MVT EVT = VT.getVectorElementType();
9481   SDValue V1 = SVOp->getOperand(0);
9482   SDValue V2 = SVOp->getOperand(1);
9483   auto Mask = SVOp->getMask();
9484   assert((VT == MVT::v4f32 || VT == MVT::v4i32) &&
9485          "unsupported vector type for insertps/pinsrd");
9486
9487   auto FromV1Predicate = [](const int &i) { return i < 4 && i > -1; };
9488   auto FromV2Predicate = [](const int &i) { return i >= 4; };
9489   int FromV1 = std::count_if(Mask.begin(), Mask.end(), FromV1Predicate);
9490
9491   SDValue From;
9492   SDValue To;
9493   unsigned DestIndex;
9494   if (FromV1 == 1) {
9495     From = V1;
9496     To = V2;
9497     DestIndex = std::find_if(Mask.begin(), Mask.end(), FromV1Predicate) -
9498                 Mask.begin();
9499
9500     // If we have 1 element from each vector, we have to check if we're
9501     // changing V1's element's place. If so, we're done. Otherwise, we
9502     // should assume we're changing V2's element's place and behave
9503     // accordingly.
9504     int FromV2 = std::count_if(Mask.begin(), Mask.end(), FromV2Predicate);
9505     assert(DestIndex <= INT32_MAX && "truncated destination index");
9506     if (FromV1 == FromV2 &&
9507         static_cast<int>(DestIndex) == Mask[DestIndex] % 4) {
9508       From = V2;
9509       To = V1;
9510       DestIndex =
9511           std::find_if(Mask.begin(), Mask.end(), FromV2Predicate) - Mask.begin();
9512     }
9513   } else {
9514     assert(std::count_if(Mask.begin(), Mask.end(), FromV2Predicate) == 1 &&
9515            "More than one element from V1 and from V2, or no elements from one "
9516            "of the vectors. This case should not have returned true from "
9517            "isINSERTPSMask");
9518     From = V2;
9519     To = V1;
9520     DestIndex =
9521         std::find_if(Mask.begin(), Mask.end(), FromV2Predicate) - Mask.begin();
9522   }
9523
9524   // Get an index into the source vector in the range [0,4) (the mask is
9525   // in the range [0,8) because it can address V1 and V2)
9526   unsigned SrcIndex = Mask[DestIndex] % 4;
9527   if (MayFoldLoad(From)) {
9528     // Trivial case, when From comes from a load and is only used by the
9529     // shuffle. Make it use insertps from the vector that we need from that
9530     // load.
9531     SDValue NewLoad =
9532         NarrowVectorLoadToElement(cast<LoadSDNode>(From), SrcIndex, DAG);
9533     if (!NewLoad.getNode())
9534       return SDValue();
9535
9536     if (EVT == MVT::f32) {
9537       // Create this as a scalar to vector to match the instruction pattern.
9538       SDValue LoadScalarToVector =
9539           DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, VT, NewLoad);
9540       SDValue InsertpsMask = DAG.getIntPtrConstant(DestIndex << 4);
9541       return DAG.getNode(X86ISD::INSERTPS, dl, VT, To, LoadScalarToVector,
9542                          InsertpsMask);
9543     } else { // EVT == MVT::i32
9544       // If we're getting an i32 from memory, use an INSERT_VECTOR_ELT
9545       // instruction, to match the PINSRD instruction, which loads an i32 to a
9546       // certain vector element.
9547       return DAG.getNode(ISD::INSERT_VECTOR_ELT, dl, VT, To, NewLoad,
9548                          DAG.getConstant(DestIndex, MVT::i32));
9549     }
9550   }
9551
9552   // Vector-element-to-vector
9553   SDValue InsertpsMask = DAG.getIntPtrConstant(DestIndex << 4 | SrcIndex << 6);
9554   return DAG.getNode(X86ISD::INSERTPS, dl, VT, To, From, InsertpsMask);
9555 }
9556
9557 // Reduce a vector shuffle to zext.
9558 static SDValue LowerVectorIntExtend(SDValue Op, const X86Subtarget *Subtarget,
9559                                     SelectionDAG &DAG) {
9560   // PMOVZX is only available from SSE41.
9561   if (!Subtarget->hasSSE41())
9562     return SDValue();
9563
9564   MVT VT = Op.getSimpleValueType();
9565
9566   // Only AVX2 support 256-bit vector integer extending.
9567   if (!Subtarget->hasInt256() && VT.is256BitVector())
9568     return SDValue();
9569
9570   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(Op);
9571   SDLoc DL(Op);
9572   SDValue V1 = Op.getOperand(0);
9573   SDValue V2 = Op.getOperand(1);
9574   unsigned NumElems = VT.getVectorNumElements();
9575
9576   // Extending is an unary operation and the element type of the source vector
9577   // won't be equal to or larger than i64.
9578   if (V2.getOpcode() != ISD::UNDEF || !VT.isInteger() ||
9579       VT.getVectorElementType() == MVT::i64)
9580     return SDValue();
9581
9582   // Find the expansion ratio, e.g. expanding from i8 to i32 has a ratio of 4.
9583   unsigned Shift = 1; // Start from 2, i.e. 1 << 1.
9584   while ((1U << Shift) < NumElems) {
9585     if (SVOp->getMaskElt(1U << Shift) == 1)
9586       break;
9587     Shift += 1;
9588     // The maximal ratio is 8, i.e. from i8 to i64.
9589     if (Shift > 3)
9590       return SDValue();
9591   }
9592
9593   // Check the shuffle mask.
9594   unsigned Mask = (1U << Shift) - 1;
9595   for (unsigned i = 0; i != NumElems; ++i) {
9596     int EltIdx = SVOp->getMaskElt(i);
9597     if ((i & Mask) != 0 && EltIdx != -1)
9598       return SDValue();
9599     if ((i & Mask) == 0 && (unsigned)EltIdx != (i >> Shift))
9600       return SDValue();
9601   }
9602
9603   unsigned NBits = VT.getVectorElementType().getSizeInBits() << Shift;
9604   MVT NeVT = MVT::getIntegerVT(NBits);
9605   MVT NVT = MVT::getVectorVT(NeVT, NumElems >> Shift);
9606
9607   if (!DAG.getTargetLoweringInfo().isTypeLegal(NVT))
9608     return SDValue();
9609
9610   // Simplify the operand as it's prepared to be fed into shuffle.
9611   unsigned SignificantBits = NVT.getSizeInBits() >> Shift;
9612   if (V1.getOpcode() == ISD::BITCAST &&
9613       V1.getOperand(0).getOpcode() == ISD::SCALAR_TO_VECTOR &&
9614       V1.getOperand(0).getOperand(0).getOpcode() == ISD::EXTRACT_VECTOR_ELT &&
9615       V1.getOperand(0).getOperand(0)
9616         .getSimpleValueType().getSizeInBits() == SignificantBits) {
9617     // (bitcast (sclr2vec (ext_vec_elt x))) -> (bitcast x)
9618     SDValue V = V1.getOperand(0).getOperand(0).getOperand(0);
9619     ConstantSDNode *CIdx =
9620       dyn_cast<ConstantSDNode>(V1.getOperand(0).getOperand(0).getOperand(1));
9621     // If it's foldable, i.e. normal load with single use, we will let code
9622     // selection to fold it. Otherwise, we will short the conversion sequence.
9623     if (CIdx && CIdx->getZExtValue() == 0 &&
9624         (!ISD::isNormalLoad(V.getNode()) || !V.hasOneUse())) {
9625       MVT FullVT = V.getSimpleValueType();
9626       MVT V1VT = V1.getSimpleValueType();
9627       if (FullVT.getSizeInBits() > V1VT.getSizeInBits()) {
9628         // The "ext_vec_elt" node is wider than the result node.
9629         // In this case we should extract subvector from V.
9630         // (bitcast (sclr2vec (ext_vec_elt x))) -> (bitcast (extract_subvector x)).
9631         unsigned Ratio = FullVT.getSizeInBits() / V1VT.getSizeInBits();
9632         MVT SubVecVT = MVT::getVectorVT(FullVT.getVectorElementType(),
9633                                         FullVT.getVectorNumElements()/Ratio);
9634         V = DAG.getNode(ISD::EXTRACT_SUBVECTOR, DL, SubVecVT, V,
9635                         DAG.getIntPtrConstant(0));
9636       }
9637       V1 = DAG.getNode(ISD::BITCAST, DL, V1VT, V);
9638     }
9639   }
9640
9641   return DAG.getNode(ISD::BITCAST, DL, VT,
9642                      DAG.getNode(X86ISD::VZEXT, DL, NVT, V1));
9643 }
9644
9645 static SDValue NormalizeVectorShuffle(SDValue Op, const X86Subtarget *Subtarget,
9646                                       SelectionDAG &DAG) {
9647   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(Op);
9648   MVT VT = Op.getSimpleValueType();
9649   SDLoc dl(Op);
9650   SDValue V1 = Op.getOperand(0);
9651   SDValue V2 = Op.getOperand(1);
9652
9653   if (isZeroShuffle(SVOp))
9654     return getZeroVector(VT, Subtarget, DAG, dl);
9655
9656   // Handle splat operations
9657   if (SVOp->isSplat()) {
9658     // Use vbroadcast whenever the splat comes from a foldable load
9659     SDValue Broadcast = LowerVectorBroadcast(Op, Subtarget, DAG);
9660     if (Broadcast.getNode())
9661       return Broadcast;
9662   }
9663
9664   // Check integer expanding shuffles.
9665   SDValue NewOp = LowerVectorIntExtend(Op, Subtarget, DAG);
9666   if (NewOp.getNode())
9667     return NewOp;
9668
9669   // If the shuffle can be profitably rewritten as a narrower shuffle, then
9670   // do it!
9671   if (VT == MVT::v8i16 || VT == MVT::v16i8 || VT == MVT::v16i16 ||
9672       VT == MVT::v32i8) {
9673     SDValue NewOp = RewriteAsNarrowerShuffle(SVOp, DAG);
9674     if (NewOp.getNode())
9675       return DAG.getNode(ISD::BITCAST, dl, VT, NewOp);
9676   } else if (VT.is128BitVector() && Subtarget->hasSSE2()) {
9677     // FIXME: Figure out a cleaner way to do this.
9678     if (ISD::isBuildVectorAllZeros(V2.getNode())) {
9679       SDValue NewOp = RewriteAsNarrowerShuffle(SVOp, DAG);
9680       if (NewOp.getNode()) {
9681         MVT NewVT = NewOp.getSimpleValueType();
9682         if (isCommutedMOVLMask(cast<ShuffleVectorSDNode>(NewOp)->getMask(),
9683                                NewVT, true, false))
9684           return getVZextMovL(VT, NewVT, NewOp.getOperand(0), DAG, Subtarget,
9685                               dl);
9686       }
9687     } else if (ISD::isBuildVectorAllZeros(V1.getNode())) {
9688       SDValue NewOp = RewriteAsNarrowerShuffle(SVOp, DAG);
9689       if (NewOp.getNode()) {
9690         MVT NewVT = NewOp.getSimpleValueType();
9691         if (isMOVLMask(cast<ShuffleVectorSDNode>(NewOp)->getMask(), NewVT))
9692           return getVZextMovL(VT, NewVT, NewOp.getOperand(1), DAG, Subtarget,
9693                               dl);
9694       }
9695     }
9696   }
9697   return SDValue();
9698 }
9699
9700 SDValue
9701 X86TargetLowering::LowerVECTOR_SHUFFLE(SDValue Op, SelectionDAG &DAG) const {
9702   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(Op);
9703   SDValue V1 = Op.getOperand(0);
9704   SDValue V2 = Op.getOperand(1);
9705   MVT VT = Op.getSimpleValueType();
9706   SDLoc dl(Op);
9707   unsigned NumElems = VT.getVectorNumElements();
9708   bool V1IsUndef = V1.getOpcode() == ISD::UNDEF;
9709   bool V2IsUndef = V2.getOpcode() == ISD::UNDEF;
9710   bool V1IsSplat = false;
9711   bool V2IsSplat = false;
9712   bool HasSSE2 = Subtarget->hasSSE2();
9713   bool HasFp256    = Subtarget->hasFp256();
9714   bool HasInt256   = Subtarget->hasInt256();
9715   MachineFunction &MF = DAG.getMachineFunction();
9716   bool OptForSize = MF.getFunction()->getAttributes().
9717     hasAttribute(AttributeSet::FunctionIndex, Attribute::OptimizeForSize);
9718
9719   // Check if we should use the experimental vector shuffle lowering. If so,
9720   // delegate completely to that code path.
9721   if (ExperimentalVectorShuffleLowering)
9722     return lowerVectorShuffle(Op, Subtarget, DAG);
9723
9724   assert(VT.getSizeInBits() != 64 && "Can't lower MMX shuffles");
9725
9726   if (V1IsUndef && V2IsUndef)
9727     return DAG.getUNDEF(VT);
9728
9729   // When we create a shuffle node we put the UNDEF node to second operand,
9730   // but in some cases the first operand may be transformed to UNDEF.
9731   // In this case we should just commute the node.
9732   if (V1IsUndef)
9733     return DAG.getCommutedVectorShuffle(*SVOp);
9734
9735   // Vector shuffle lowering takes 3 steps:
9736   //
9737   // 1) Normalize the input vectors. Here splats, zeroed vectors, profitable
9738   //    narrowing and commutation of operands should be handled.
9739   // 2) Matching of shuffles with known shuffle masks to x86 target specific
9740   //    shuffle nodes.
9741   // 3) Rewriting of unmatched masks into new generic shuffle operations,
9742   //    so the shuffle can be broken into other shuffles and the legalizer can
9743   //    try the lowering again.
9744   //
9745   // The general idea is that no vector_shuffle operation should be left to
9746   // be matched during isel, all of them must be converted to a target specific
9747   // node here.
9748
9749   // Normalize the input vectors. Here splats, zeroed vectors, profitable
9750   // narrowing and commutation of operands should be handled. The actual code
9751   // doesn't include all of those, work in progress...
9752   SDValue NewOp = NormalizeVectorShuffle(Op, Subtarget, DAG);
9753   if (NewOp.getNode())
9754     return NewOp;
9755
9756   SmallVector<int, 8> M(SVOp->getMask().begin(), SVOp->getMask().end());
9757
9758   // NOTE: isPSHUFDMask can also match both masks below (unpckl_undef and
9759   // unpckh_undef). Only use pshufd if speed is more important than size.
9760   if (OptForSize && isUNPCKL_v_undef_Mask(M, VT, HasInt256))
9761     return getTargetShuffleNode(X86ISD::UNPCKL, dl, VT, V1, V1, DAG);
9762   if (OptForSize && isUNPCKH_v_undef_Mask(M, VT, HasInt256))
9763     return getTargetShuffleNode(X86ISD::UNPCKH, dl, VT, V1, V1, DAG);
9764
9765   if (isMOVDDUPMask(M, VT) && Subtarget->hasSSE3() &&
9766       V2IsUndef && MayFoldVectorLoad(V1))
9767     return getMOVDDup(Op, dl, V1, DAG);
9768
9769   if (isMOVHLPS_v_undef_Mask(M, VT))
9770     return getMOVHighToLow(Op, dl, DAG);
9771
9772   // Use to match splats
9773   if (HasSSE2 && isUNPCKHMask(M, VT, HasInt256) && V2IsUndef &&
9774       (VT == MVT::v2f64 || VT == MVT::v2i64))
9775     return getTargetShuffleNode(X86ISD::UNPCKH, dl, VT, V1, V1, DAG);
9776
9777   if (isPSHUFDMask(M, VT)) {
9778     // The actual implementation will match the mask in the if above and then
9779     // during isel it can match several different instructions, not only pshufd
9780     // as its name says, sad but true, emulate the behavior for now...
9781     if (isMOVDDUPMask(M, VT) && ((VT == MVT::v4f32 || VT == MVT::v2i64)))
9782       return getTargetShuffleNode(X86ISD::MOVLHPS, dl, VT, V1, V1, DAG);
9783
9784     unsigned TargetMask = getShuffleSHUFImmediate(SVOp);
9785
9786     if (HasSSE2 && (VT == MVT::v4f32 || VT == MVT::v4i32))
9787       return getTargetShuffleNode(X86ISD::PSHUFD, dl, VT, V1, TargetMask, DAG);
9788
9789     if (HasFp256 && (VT == MVT::v4f32 || VT == MVT::v2f64))
9790       return getTargetShuffleNode(X86ISD::VPERMILP, dl, VT, V1, TargetMask,
9791                                   DAG);
9792
9793     return getTargetShuffleNode(X86ISD::SHUFP, dl, VT, V1, V1,
9794                                 TargetMask, DAG);
9795   }
9796
9797   if (isPALIGNRMask(M, VT, Subtarget))
9798     return getTargetShuffleNode(X86ISD::PALIGNR, dl, VT, V1, V2,
9799                                 getShufflePALIGNRImmediate(SVOp),
9800                                 DAG);
9801
9802   if (isVALIGNMask(M, VT, Subtarget))
9803     return getTargetShuffleNode(X86ISD::VALIGN, dl, VT, V1, V2,
9804                                 getShuffleVALIGNImmediate(SVOp),
9805                                 DAG);
9806
9807   // Check if this can be converted into a logical shift.
9808   bool isLeft = false;
9809   unsigned ShAmt = 0;
9810   SDValue ShVal;
9811   bool isShift = HasSSE2 && isVectorShift(SVOp, DAG, isLeft, ShVal, ShAmt);
9812   if (isShift && ShVal.hasOneUse()) {
9813     // If the shifted value has multiple uses, it may be cheaper to use
9814     // v_set0 + movlhps or movhlps, etc.
9815     MVT EltVT = VT.getVectorElementType();
9816     ShAmt *= EltVT.getSizeInBits();
9817     return getVShift(isLeft, VT, ShVal, ShAmt, DAG, *this, dl);
9818   }
9819
9820   if (isMOVLMask(M, VT)) {
9821     if (ISD::isBuildVectorAllZeros(V1.getNode()))
9822       return getVZextMovL(VT, VT, V2, DAG, Subtarget, dl);
9823     if (!isMOVLPMask(M, VT)) {
9824       if (HasSSE2 && (VT == MVT::v2i64 || VT == MVT::v2f64))
9825         return getTargetShuffleNode(X86ISD::MOVSD, dl, VT, V1, V2, DAG);
9826
9827       if (VT == MVT::v4i32 || VT == MVT::v4f32)
9828         return getTargetShuffleNode(X86ISD::MOVSS, dl, VT, V1, V2, DAG);
9829     }
9830   }
9831
9832   // FIXME: fold these into legal mask.
9833   if (isMOVLHPSMask(M, VT) && !isUNPCKLMask(M, VT, HasInt256))
9834     return getMOVLowToHigh(Op, dl, DAG, HasSSE2);
9835
9836   if (isMOVHLPSMask(M, VT))
9837     return getMOVHighToLow(Op, dl, DAG);
9838
9839   if (V2IsUndef && isMOVSHDUPMask(M, VT, Subtarget))
9840     return getTargetShuffleNode(X86ISD::MOVSHDUP, dl, VT, V1, DAG);
9841
9842   if (V2IsUndef && isMOVSLDUPMask(M, VT, Subtarget))
9843     return getTargetShuffleNode(X86ISD::MOVSLDUP, dl, VT, V1, DAG);
9844
9845   if (isMOVLPMask(M, VT))
9846     return getMOVLP(Op, dl, DAG, HasSSE2);
9847
9848   if (ShouldXformToMOVHLPS(M, VT) ||
9849       ShouldXformToMOVLP(V1.getNode(), V2.getNode(), M, VT))
9850     return DAG.getCommutedVectorShuffle(*SVOp);
9851
9852   if (isShift) {
9853     // No better options. Use a vshldq / vsrldq.
9854     MVT EltVT = VT.getVectorElementType();
9855     ShAmt *= EltVT.getSizeInBits();
9856     return getVShift(isLeft, VT, ShVal, ShAmt, DAG, *this, dl);
9857   }
9858
9859   bool Commuted = false;
9860   // FIXME: This should also accept a bitcast of a splat?  Be careful, not
9861   // 1,1,1,1 -> v8i16 though.
9862   BitVector UndefElements;
9863   if (auto *BVOp = dyn_cast<BuildVectorSDNode>(V1.getNode()))
9864     if (BVOp->getConstantSplatNode(&UndefElements) && UndefElements.none())
9865       V1IsSplat = true;
9866   if (auto *BVOp = dyn_cast<BuildVectorSDNode>(V2.getNode()))
9867     if (BVOp->getConstantSplatNode(&UndefElements) && UndefElements.none())
9868       V2IsSplat = true;
9869
9870   // Canonicalize the splat or undef, if present, to be on the RHS.
9871   if (!V2IsUndef && V1IsSplat && !V2IsSplat) {
9872     CommuteVectorShuffleMask(M, NumElems);
9873     std::swap(V1, V2);
9874     std::swap(V1IsSplat, V2IsSplat);
9875     Commuted = true;
9876   }
9877
9878   if (isCommutedMOVLMask(M, VT, V2IsSplat, V2IsUndef)) {
9879     // Shuffling low element of v1 into undef, just return v1.
9880     if (V2IsUndef)
9881       return V1;
9882     // If V2 is a splat, the mask may be malformed such as <4,3,3,3>, which
9883     // the instruction selector will not match, so get a canonical MOVL with
9884     // swapped operands to undo the commute.
9885     return getMOVL(DAG, dl, VT, V2, V1);
9886   }
9887
9888   if (isUNPCKLMask(M, VT, HasInt256))
9889     return getTargetShuffleNode(X86ISD::UNPCKL, dl, VT, V1, V2, DAG);
9890
9891   if (isUNPCKHMask(M, VT, HasInt256))
9892     return getTargetShuffleNode(X86ISD::UNPCKH, dl, VT, V1, V2, DAG);
9893
9894   if (V2IsSplat) {
9895     // Normalize mask so all entries that point to V2 points to its first
9896     // element then try to match unpck{h|l} again. If match, return a
9897     // new vector_shuffle with the corrected mask.p
9898     SmallVector<int, 8> NewMask(M.begin(), M.end());
9899     NormalizeMask(NewMask, NumElems);
9900     if (isUNPCKLMask(NewMask, VT, HasInt256, true))
9901       return getTargetShuffleNode(X86ISD::UNPCKL, dl, VT, V1, V2, DAG);
9902     if (isUNPCKHMask(NewMask, VT, HasInt256, true))
9903       return getTargetShuffleNode(X86ISD::UNPCKH, dl, VT, V1, V2, DAG);
9904   }
9905
9906   if (Commuted) {
9907     // Commute is back and try unpck* again.
9908     // FIXME: this seems wrong.
9909     CommuteVectorShuffleMask(M, NumElems);
9910     std::swap(V1, V2);
9911     std::swap(V1IsSplat, V2IsSplat);
9912
9913     if (isUNPCKLMask(M, VT, HasInt256))
9914       return getTargetShuffleNode(X86ISD::UNPCKL, dl, VT, V1, V2, DAG);
9915
9916     if (isUNPCKHMask(M, VT, HasInt256))
9917       return getTargetShuffleNode(X86ISD::UNPCKH, dl, VT, V1, V2, DAG);
9918   }
9919
9920   // Normalize the node to match x86 shuffle ops if needed
9921   if (!V2IsUndef && (isSHUFPMask(M, VT, /* Commuted */ true)))
9922     return DAG.getCommutedVectorShuffle(*SVOp);
9923
9924   // The checks below are all present in isShuffleMaskLegal, but they are
9925   // inlined here right now to enable us to directly emit target specific
9926   // nodes, and remove one by one until they don't return Op anymore.
9927
9928   if (ShuffleVectorSDNode::isSplatMask(&M[0], VT) &&
9929       SVOp->getSplatIndex() == 0 && V2IsUndef) {
9930     if (VT == MVT::v2f64 || VT == MVT::v2i64)
9931       return getTargetShuffleNode(X86ISD::UNPCKL, dl, VT, V1, V1, DAG);
9932   }
9933
9934   if (isPSHUFHWMask(M, VT, HasInt256))
9935     return getTargetShuffleNode(X86ISD::PSHUFHW, dl, VT, V1,
9936                                 getShufflePSHUFHWImmediate(SVOp),
9937                                 DAG);
9938
9939   if (isPSHUFLWMask(M, VT, HasInt256))
9940     return getTargetShuffleNode(X86ISD::PSHUFLW, dl, VT, V1,
9941                                 getShufflePSHUFLWImmediate(SVOp),
9942                                 DAG);
9943
9944   unsigned MaskValue;
9945   if (isBlendMask(M, VT, Subtarget->hasSSE41(), Subtarget->hasInt256(),
9946                   &MaskValue))
9947     return LowerVECTOR_SHUFFLEtoBlend(SVOp, MaskValue, Subtarget, DAG);
9948
9949   if (isSHUFPMask(M, VT))
9950     return getTargetShuffleNode(X86ISD::SHUFP, dl, VT, V1, V2,
9951                                 getShuffleSHUFImmediate(SVOp), DAG);
9952
9953   if (isUNPCKL_v_undef_Mask(M, VT, HasInt256))
9954     return getTargetShuffleNode(X86ISD::UNPCKL, dl, VT, V1, V1, DAG);
9955   if (isUNPCKH_v_undef_Mask(M, VT, HasInt256))
9956     return getTargetShuffleNode(X86ISD::UNPCKH, dl, VT, V1, V1, DAG);
9957
9958   //===--------------------------------------------------------------------===//
9959   // Generate target specific nodes for 128 or 256-bit shuffles only
9960   // supported in the AVX instruction set.
9961   //
9962
9963   // Handle VMOVDDUPY permutations
9964   if (V2IsUndef && isMOVDDUPYMask(M, VT, HasFp256))
9965     return getTargetShuffleNode(X86ISD::MOVDDUP, dl, VT, V1, DAG);
9966
9967   // Handle VPERMILPS/D* permutations
9968   if (isVPERMILPMask(M, VT)) {
9969     if ((HasInt256 && VT == MVT::v8i32) || VT == MVT::v16i32)
9970       return getTargetShuffleNode(X86ISD::PSHUFD, dl, VT, V1,
9971                                   getShuffleSHUFImmediate(SVOp), DAG);
9972     return getTargetShuffleNode(X86ISD::VPERMILP, dl, VT, V1,
9973                                 getShuffleSHUFImmediate(SVOp), DAG);
9974   }
9975
9976   unsigned Idx;
9977   if (VT.is512BitVector() && isINSERT64x4Mask(M, VT, &Idx))
9978     return Insert256BitVector(V1, Extract256BitVector(V2, 0, DAG, dl),
9979                               Idx*(NumElems/2), DAG, dl);
9980
9981   // Handle VPERM2F128/VPERM2I128 permutations
9982   if (isVPERM2X128Mask(M, VT, HasFp256))
9983     return getTargetShuffleNode(X86ISD::VPERM2X128, dl, VT, V1,
9984                                 V2, getShuffleVPERM2X128Immediate(SVOp), DAG);
9985
9986   if (Subtarget->hasSSE41() && isINSERTPSMask(M, VT))
9987     return getINSERTPS(SVOp, dl, DAG);
9988
9989   unsigned Imm8;
9990   if (V2IsUndef && HasInt256 && isPermImmMask(M, VT, Imm8))
9991     return getTargetShuffleNode(X86ISD::VPERMI, dl, VT, V1, Imm8, DAG);
9992
9993   if ((V2IsUndef && HasInt256 && VT.is256BitVector() && NumElems == 8) ||
9994       VT.is512BitVector()) {
9995     MVT MaskEltVT = MVT::getIntegerVT(VT.getVectorElementType().getSizeInBits());
9996     MVT MaskVectorVT = MVT::getVectorVT(MaskEltVT, NumElems);
9997     SmallVector<SDValue, 16> permclMask;
9998     for (unsigned i = 0; i != NumElems; ++i) {
9999       permclMask.push_back(DAG.getConstant((M[i]>=0) ? M[i] : 0, MaskEltVT));
10000     }
10001
10002     SDValue Mask = DAG.getNode(ISD::BUILD_VECTOR, dl, MaskVectorVT, permclMask);
10003     if (V2IsUndef)
10004       // Bitcast is for VPERMPS since mask is v8i32 but node takes v8f32
10005       return DAG.getNode(X86ISD::VPERMV, dl, VT,
10006                           DAG.getNode(ISD::BITCAST, dl, VT, Mask), V1);
10007     return DAG.getNode(X86ISD::VPERMV3, dl, VT, V1,
10008                        DAG.getNode(ISD::BITCAST, dl, VT, Mask), V2);
10009   }
10010
10011   //===--------------------------------------------------------------------===//
10012   // Since no target specific shuffle was selected for this generic one,
10013   // lower it into other known shuffles. FIXME: this isn't true yet, but
10014   // this is the plan.
10015   //
10016
10017   // Handle v8i16 specifically since SSE can do byte extraction and insertion.
10018   if (VT == MVT::v8i16) {
10019     SDValue NewOp = LowerVECTOR_SHUFFLEv8i16(Op, Subtarget, DAG);
10020     if (NewOp.getNode())
10021       return NewOp;
10022   }
10023
10024   if (VT == MVT::v16i16 && Subtarget->hasInt256()) {
10025     SDValue NewOp = LowerVECTOR_SHUFFLEv16i16(Op, DAG);
10026     if (NewOp.getNode())
10027       return NewOp;
10028   }
10029
10030   if (VT == MVT::v16i8) {
10031     SDValue NewOp = LowerVECTOR_SHUFFLEv16i8(SVOp, Subtarget, DAG);
10032     if (NewOp.getNode())
10033       return NewOp;
10034   }
10035
10036   if (VT == MVT::v32i8) {
10037     SDValue NewOp = LowerVECTOR_SHUFFLEv32i8(SVOp, Subtarget, DAG);
10038     if (NewOp.getNode())
10039       return NewOp;
10040   }
10041
10042   // Handle all 128-bit wide vectors with 4 elements, and match them with
10043   // several different shuffle types.
10044   if (NumElems == 4 && VT.is128BitVector())
10045     return LowerVECTOR_SHUFFLE_128v4(SVOp, DAG);
10046
10047   // Handle general 256-bit shuffles
10048   if (VT.is256BitVector())
10049     return LowerVECTOR_SHUFFLE_256(SVOp, DAG);
10050
10051   return SDValue();
10052 }
10053
10054 // This function assumes its argument is a BUILD_VECTOR of constants or
10055 // undef SDNodes. i.e: ISD::isBuildVectorOfConstantSDNodes(BuildVector) is
10056 // true.
10057 static bool BUILD_VECTORtoBlendMask(BuildVectorSDNode *BuildVector,
10058                                     unsigned &MaskValue) {
10059   MaskValue = 0;
10060   unsigned NumElems = BuildVector->getNumOperands();
10061   // There are 2 lanes if (NumElems > 8), and 1 lane otherwise.
10062   unsigned NumLanes = (NumElems - 1) / 8 + 1;
10063   unsigned NumElemsInLane = NumElems / NumLanes;
10064
10065   // Blend for v16i16 should be symetric for the both lanes.
10066   for (unsigned i = 0; i < NumElemsInLane; ++i) {
10067     SDValue EltCond = BuildVector->getOperand(i);
10068     SDValue SndLaneEltCond =
10069         (NumLanes == 2) ? BuildVector->getOperand(i + NumElemsInLane) : EltCond;
10070
10071     int Lane1Cond = -1, Lane2Cond = -1;
10072     if (isa<ConstantSDNode>(EltCond))
10073       Lane1Cond = !isZero(EltCond);
10074     if (isa<ConstantSDNode>(SndLaneEltCond))
10075       Lane2Cond = !isZero(SndLaneEltCond);
10076
10077     if (Lane1Cond == Lane2Cond || Lane2Cond < 0)
10078       // Lane1Cond != 0, means we want the first argument.
10079       // Lane1Cond == 0, means we want the second argument.
10080       // The encoding of this argument is 0 for the first argument, 1
10081       // for the second. Therefore, invert the condition.
10082       MaskValue |= !Lane1Cond << i;
10083     else if (Lane1Cond < 0)
10084       MaskValue |= !Lane2Cond << i;
10085     else
10086       return false;
10087   }
10088   return true;
10089 }
10090
10091 // Try to lower a vselect node into a simple blend instruction.
10092 static SDValue LowerVSELECTtoBlend(SDValue Op, const X86Subtarget *Subtarget,
10093                                    SelectionDAG &DAG) {
10094   SDValue Cond = Op.getOperand(0);
10095   SDValue LHS = Op.getOperand(1);
10096   SDValue RHS = Op.getOperand(2);
10097   SDLoc dl(Op);
10098   MVT VT = Op.getSimpleValueType();
10099   MVT EltVT = VT.getVectorElementType();
10100   unsigned NumElems = VT.getVectorNumElements();
10101
10102   // There is no blend with immediate in AVX-512.
10103   if (VT.is512BitVector())
10104     return SDValue();
10105
10106   if (!Subtarget->hasSSE41() || EltVT == MVT::i8)
10107     return SDValue();
10108   if (!Subtarget->hasInt256() && VT == MVT::v16i16)
10109     return SDValue();
10110
10111   if (!ISD::isBuildVectorOfConstantSDNodes(Cond.getNode()))
10112     return SDValue();
10113
10114   // Check the mask for BLEND and build the value.
10115   unsigned MaskValue = 0;
10116   if (!BUILD_VECTORtoBlendMask(cast<BuildVectorSDNode>(Cond), MaskValue))
10117     return SDValue();
10118
10119   // Convert i32 vectors to floating point if it is not AVX2.
10120   // AVX2 introduced VPBLENDD instruction for 128 and 256-bit vectors.
10121   MVT BlendVT = VT;
10122   if (EltVT == MVT::i64 || (EltVT == MVT::i32 && !Subtarget->hasInt256())) {
10123     BlendVT = MVT::getVectorVT(MVT::getFloatingPointVT(EltVT.getSizeInBits()),
10124                                NumElems);
10125     LHS = DAG.getNode(ISD::BITCAST, dl, VT, LHS);
10126     RHS = DAG.getNode(ISD::BITCAST, dl, VT, RHS);
10127   }
10128
10129   SDValue Ret = DAG.getNode(X86ISD::BLENDI, dl, BlendVT, LHS, RHS,
10130                             DAG.getConstant(MaskValue, MVT::i32));
10131   return DAG.getNode(ISD::BITCAST, dl, VT, Ret);
10132 }
10133
10134 SDValue X86TargetLowering::LowerVSELECT(SDValue Op, SelectionDAG &DAG) const {
10135   SDValue BlendOp = LowerVSELECTtoBlend(Op, Subtarget, DAG);
10136   if (BlendOp.getNode())
10137     return BlendOp;
10138
10139   // Some types for vselect were previously set to Expand, not Legal or
10140   // Custom. Return an empty SDValue so we fall-through to Expand, after
10141   // the Custom lowering phase.
10142   MVT VT = Op.getSimpleValueType();
10143   switch (VT.SimpleTy) {
10144   default:
10145     break;
10146   case MVT::v8i16:
10147   case MVT::v16i16:
10148     return SDValue();
10149   }
10150
10151   // We couldn't create a "Blend with immediate" node.
10152   // This node should still be legal, but we'll have to emit a blendv*
10153   // instruction.
10154   return Op;
10155 }
10156
10157 static SDValue LowerEXTRACT_VECTOR_ELT_SSE4(SDValue Op, SelectionDAG &DAG) {
10158   MVT VT = Op.getSimpleValueType();
10159   SDLoc dl(Op);
10160
10161   if (!Op.getOperand(0).getSimpleValueType().is128BitVector())
10162     return SDValue();
10163
10164   if (VT.getSizeInBits() == 8) {
10165     SDValue Extract = DAG.getNode(X86ISD::PEXTRB, dl, MVT::i32,
10166                                   Op.getOperand(0), Op.getOperand(1));
10167     SDValue Assert  = DAG.getNode(ISD::AssertZext, dl, MVT::i32, Extract,
10168                                   DAG.getValueType(VT));
10169     return DAG.getNode(ISD::TRUNCATE, dl, VT, Assert);
10170   }
10171
10172   if (VT.getSizeInBits() == 16) {
10173     unsigned Idx = cast<ConstantSDNode>(Op.getOperand(1))->getZExtValue();
10174     // If Idx is 0, it's cheaper to do a move instead of a pextrw.
10175     if (Idx == 0)
10176       return DAG.getNode(ISD::TRUNCATE, dl, MVT::i16,
10177                          DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::i32,
10178                                      DAG.getNode(ISD::BITCAST, dl,
10179                                                  MVT::v4i32,
10180                                                  Op.getOperand(0)),
10181                                      Op.getOperand(1)));
10182     SDValue Extract = DAG.getNode(X86ISD::PEXTRW, dl, MVT::i32,
10183                                   Op.getOperand(0), Op.getOperand(1));
10184     SDValue Assert  = DAG.getNode(ISD::AssertZext, dl, MVT::i32, Extract,
10185                                   DAG.getValueType(VT));
10186     return DAG.getNode(ISD::TRUNCATE, dl, VT, Assert);
10187   }
10188
10189   if (VT == MVT::f32) {
10190     // EXTRACTPS outputs to a GPR32 register which will require a movd to copy
10191     // the result back to FR32 register. It's only worth matching if the
10192     // result has a single use which is a store or a bitcast to i32.  And in
10193     // the case of a store, it's not worth it if the index is a constant 0,
10194     // because a MOVSSmr can be used instead, which is smaller and faster.
10195     if (!Op.hasOneUse())
10196       return SDValue();
10197     SDNode *User = *Op.getNode()->use_begin();
10198     if ((User->getOpcode() != ISD::STORE ||
10199          (isa<ConstantSDNode>(Op.getOperand(1)) &&
10200           cast<ConstantSDNode>(Op.getOperand(1))->isNullValue())) &&
10201         (User->getOpcode() != ISD::BITCAST ||
10202          User->getValueType(0) != MVT::i32))
10203       return SDValue();
10204     SDValue Extract = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::i32,
10205                                   DAG.getNode(ISD::BITCAST, dl, MVT::v4i32,
10206                                               Op.getOperand(0)),
10207                                               Op.getOperand(1));
10208     return DAG.getNode(ISD::BITCAST, dl, MVT::f32, Extract);
10209   }
10210
10211   if (VT == MVT::i32 || VT == MVT::i64) {
10212     // ExtractPS/pextrq works with constant index.
10213     if (isa<ConstantSDNode>(Op.getOperand(1)))
10214       return Op;
10215   }
10216   return SDValue();
10217 }
10218
10219 /// Extract one bit from mask vector, like v16i1 or v8i1.
10220 /// AVX-512 feature.
10221 SDValue
10222 X86TargetLowering::ExtractBitFromMaskVector(SDValue Op, SelectionDAG &DAG) const {
10223   SDValue Vec = Op.getOperand(0);
10224   SDLoc dl(Vec);
10225   MVT VecVT = Vec.getSimpleValueType();
10226   SDValue Idx = Op.getOperand(1);
10227   MVT EltVT = Op.getSimpleValueType();
10228
10229   assert((EltVT == MVT::i1) && "Unexpected operands in ExtractBitFromMaskVector");
10230
10231   // variable index can't be handled in mask registers,
10232   // extend vector to VR512
10233   if (!isa<ConstantSDNode>(Idx)) {
10234     MVT ExtVT = (VecVT == MVT::v8i1 ?  MVT::v8i64 : MVT::v16i32);
10235     SDValue Ext = DAG.getNode(ISD::ZERO_EXTEND, dl, ExtVT, Vec);
10236     SDValue Elt = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl,
10237                               ExtVT.getVectorElementType(), Ext, Idx);
10238     return DAG.getNode(ISD::TRUNCATE, dl, EltVT, Elt);
10239   }
10240
10241   unsigned IdxVal = cast<ConstantSDNode>(Idx)->getZExtValue();
10242   const TargetRegisterClass* rc = getRegClassFor(VecVT);
10243   unsigned MaxSift = rc->getSize()*8 - 1;
10244   Vec = DAG.getNode(X86ISD::VSHLI, dl, VecVT, Vec,
10245                     DAG.getConstant(MaxSift - IdxVal, MVT::i8));
10246   Vec = DAG.getNode(X86ISD::VSRLI, dl, VecVT, Vec,
10247                     DAG.getConstant(MaxSift, MVT::i8));
10248   return DAG.getNode(X86ISD::VEXTRACT, dl, MVT::i1, Vec,
10249                        DAG.getIntPtrConstant(0));
10250 }
10251
10252 SDValue
10253 X86TargetLowering::LowerEXTRACT_VECTOR_ELT(SDValue Op,
10254                                            SelectionDAG &DAG) const {
10255   SDLoc dl(Op);
10256   SDValue Vec = Op.getOperand(0);
10257   MVT VecVT = Vec.getSimpleValueType();
10258   SDValue Idx = Op.getOperand(1);
10259
10260   if (Op.getSimpleValueType() == MVT::i1)
10261     return ExtractBitFromMaskVector(Op, DAG);
10262
10263   if (!isa<ConstantSDNode>(Idx)) {
10264     if (VecVT.is512BitVector() ||
10265         (VecVT.is256BitVector() && Subtarget->hasInt256() &&
10266          VecVT.getVectorElementType().getSizeInBits() == 32)) {
10267
10268       MVT MaskEltVT =
10269         MVT::getIntegerVT(VecVT.getVectorElementType().getSizeInBits());
10270       MVT MaskVT = MVT::getVectorVT(MaskEltVT, VecVT.getSizeInBits() /
10271                                     MaskEltVT.getSizeInBits());
10272
10273       Idx = DAG.getZExtOrTrunc(Idx, dl, MaskEltVT);
10274       SDValue Mask = DAG.getNode(X86ISD::VINSERT, dl, MaskVT,
10275                                 getZeroVector(MaskVT, Subtarget, DAG, dl),
10276                                 Idx, DAG.getConstant(0, getPointerTy()));
10277       SDValue Perm = DAG.getNode(X86ISD::VPERMV, dl, VecVT, Mask, Vec);
10278       return DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, Op.getValueType(),
10279                         Perm, DAG.getConstant(0, getPointerTy()));
10280     }
10281     return SDValue();
10282   }
10283
10284   // If this is a 256-bit vector result, first extract the 128-bit vector and
10285   // then extract the element from the 128-bit vector.
10286   if (VecVT.is256BitVector() || VecVT.is512BitVector()) {
10287
10288     unsigned IdxVal = cast<ConstantSDNode>(Idx)->getZExtValue();
10289     // Get the 128-bit vector.
10290     Vec = Extract128BitVector(Vec, IdxVal, DAG, dl);
10291     MVT EltVT = VecVT.getVectorElementType();
10292
10293     unsigned ElemsPerChunk = 128 / EltVT.getSizeInBits();
10294
10295     //if (IdxVal >= NumElems/2)
10296     //  IdxVal -= NumElems/2;
10297     IdxVal -= (IdxVal/ElemsPerChunk)*ElemsPerChunk;
10298     return DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, Op.getValueType(), Vec,
10299                        DAG.getConstant(IdxVal, MVT::i32));
10300   }
10301
10302   assert(VecVT.is128BitVector() && "Unexpected vector length");
10303
10304   if (Subtarget->hasSSE41()) {
10305     SDValue Res = LowerEXTRACT_VECTOR_ELT_SSE4(Op, DAG);
10306     if (Res.getNode())
10307       return Res;
10308   }
10309
10310   MVT VT = Op.getSimpleValueType();
10311   // TODO: handle v16i8.
10312   if (VT.getSizeInBits() == 16) {
10313     SDValue Vec = Op.getOperand(0);
10314     unsigned Idx = cast<ConstantSDNode>(Op.getOperand(1))->getZExtValue();
10315     if (Idx == 0)
10316       return DAG.getNode(ISD::TRUNCATE, dl, MVT::i16,
10317                          DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::i32,
10318                                      DAG.getNode(ISD::BITCAST, dl,
10319                                                  MVT::v4i32, Vec),
10320                                      Op.getOperand(1)));
10321     // Transform it so it match pextrw which produces a 32-bit result.
10322     MVT EltVT = MVT::i32;
10323     SDValue Extract = DAG.getNode(X86ISD::PEXTRW, dl, EltVT,
10324                                   Op.getOperand(0), Op.getOperand(1));
10325     SDValue Assert  = DAG.getNode(ISD::AssertZext, dl, EltVT, Extract,
10326                                   DAG.getValueType(VT));
10327     return DAG.getNode(ISD::TRUNCATE, dl, VT, Assert);
10328   }
10329
10330   if (VT.getSizeInBits() == 32) {
10331     unsigned Idx = cast<ConstantSDNode>(Op.getOperand(1))->getZExtValue();
10332     if (Idx == 0)
10333       return Op;
10334
10335     // SHUFPS the element to the lowest double word, then movss.
10336     int Mask[4] = { static_cast<int>(Idx), -1, -1, -1 };
10337     MVT VVT = Op.getOperand(0).getSimpleValueType();
10338     SDValue Vec = DAG.getVectorShuffle(VVT, dl, Op.getOperand(0),
10339                                        DAG.getUNDEF(VVT), Mask);
10340     return DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, VT, Vec,
10341                        DAG.getIntPtrConstant(0));
10342   }
10343
10344   if (VT.getSizeInBits() == 64) {
10345     // FIXME: .td only matches this for <2 x f64>, not <2 x i64> on 32b
10346     // FIXME: seems like this should be unnecessary if mov{h,l}pd were taught
10347     //        to match extract_elt for f64.
10348     unsigned Idx = cast<ConstantSDNode>(Op.getOperand(1))->getZExtValue();
10349     if (Idx == 0)
10350       return Op;
10351
10352     // UNPCKHPD the element to the lowest double word, then movsd.
10353     // Note if the lower 64 bits of the result of the UNPCKHPD is then stored
10354     // to a f64mem, the whole operation is folded into a single MOVHPDmr.
10355     int Mask[2] = { 1, -1 };
10356     MVT VVT = Op.getOperand(0).getSimpleValueType();
10357     SDValue Vec = DAG.getVectorShuffle(VVT, dl, Op.getOperand(0),
10358                                        DAG.getUNDEF(VVT), Mask);
10359     return DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, VT, Vec,
10360                        DAG.getIntPtrConstant(0));
10361   }
10362
10363   return SDValue();
10364 }
10365
10366 static SDValue LowerINSERT_VECTOR_ELT_SSE4(SDValue Op, SelectionDAG &DAG) {
10367   MVT VT = Op.getSimpleValueType();
10368   MVT EltVT = VT.getVectorElementType();
10369   SDLoc dl(Op);
10370
10371   SDValue N0 = Op.getOperand(0);
10372   SDValue N1 = Op.getOperand(1);
10373   SDValue N2 = Op.getOperand(2);
10374
10375   if (!VT.is128BitVector())
10376     return SDValue();
10377
10378   if ((EltVT.getSizeInBits() == 8 || EltVT.getSizeInBits() == 16) &&
10379       isa<ConstantSDNode>(N2)) {
10380     unsigned Opc;
10381     if (VT == MVT::v8i16)
10382       Opc = X86ISD::PINSRW;
10383     else if (VT == MVT::v16i8)
10384       Opc = X86ISD::PINSRB;
10385     else
10386       Opc = X86ISD::PINSRB;
10387
10388     // Transform it so it match pinsr{b,w} which expects a GR32 as its second
10389     // argument.
10390     if (N1.getValueType() != MVT::i32)
10391       N1 = DAG.getNode(ISD::ANY_EXTEND, dl, MVT::i32, N1);
10392     if (N2.getValueType() != MVT::i32)
10393       N2 = DAG.getIntPtrConstant(cast<ConstantSDNode>(N2)->getZExtValue());
10394     return DAG.getNode(Opc, dl, VT, N0, N1, N2);
10395   }
10396
10397   if (EltVT == MVT::f32 && isa<ConstantSDNode>(N2)) {
10398     // Bits [7:6] of the constant are the source select.  This will always be
10399     //  zero here.  The DAG Combiner may combine an extract_elt index into these
10400     //  bits.  For example (insert (extract, 3), 2) could be matched by putting
10401     //  the '3' into bits [7:6] of X86ISD::INSERTPS.
10402     // Bits [5:4] of the constant are the destination select.  This is the
10403     //  value of the incoming immediate.
10404     // Bits [3:0] of the constant are the zero mask.  The DAG Combiner may
10405     //   combine either bitwise AND or insert of float 0.0 to set these bits.
10406     N2 = DAG.getIntPtrConstant(cast<ConstantSDNode>(N2)->getZExtValue() << 4);
10407     // Create this as a scalar to vector..
10408     N1 = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, MVT::v4f32, N1);
10409     return DAG.getNode(X86ISD::INSERTPS, dl, VT, N0, N1, N2);
10410   }
10411
10412   if ((EltVT == MVT::i32 || EltVT == MVT::i64) && isa<ConstantSDNode>(N2)) {
10413     // PINSR* works with constant index.
10414     return Op;
10415   }
10416   return SDValue();
10417 }
10418
10419 /// Insert one bit to mask vector, like v16i1 or v8i1.
10420 /// AVX-512 feature.
10421 SDValue 
10422 X86TargetLowering::InsertBitToMaskVector(SDValue Op, SelectionDAG &DAG) const {
10423   SDLoc dl(Op);
10424   SDValue Vec = Op.getOperand(0);
10425   SDValue Elt = Op.getOperand(1);
10426   SDValue Idx = Op.getOperand(2);
10427   MVT VecVT = Vec.getSimpleValueType();
10428
10429   if (!isa<ConstantSDNode>(Idx)) {
10430     // Non constant index. Extend source and destination,
10431     // insert element and then truncate the result.
10432     MVT ExtVecVT = (VecVT == MVT::v8i1 ?  MVT::v8i64 : MVT::v16i32);
10433     MVT ExtEltVT = (VecVT == MVT::v8i1 ?  MVT::i64 : MVT::i32);
10434     SDValue ExtOp = DAG.getNode(ISD::INSERT_VECTOR_ELT, dl, ExtVecVT, 
10435       DAG.getNode(ISD::ZERO_EXTEND, dl, ExtVecVT, Vec),
10436       DAG.getNode(ISD::ZERO_EXTEND, dl, ExtEltVT, Elt), Idx);
10437     return DAG.getNode(ISD::TRUNCATE, dl, VecVT, ExtOp);
10438   }
10439
10440   unsigned IdxVal = cast<ConstantSDNode>(Idx)->getZExtValue();
10441   SDValue EltInVec = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, VecVT, Elt);
10442   if (Vec.getOpcode() == ISD::UNDEF)
10443     return DAG.getNode(X86ISD::VSHLI, dl, VecVT, EltInVec,
10444                        DAG.getConstant(IdxVal, MVT::i8));
10445   const TargetRegisterClass* rc = getRegClassFor(VecVT);
10446   unsigned MaxSift = rc->getSize()*8 - 1;
10447   EltInVec = DAG.getNode(X86ISD::VSHLI, dl, VecVT, EltInVec,
10448                     DAG.getConstant(MaxSift, MVT::i8));
10449   EltInVec = DAG.getNode(X86ISD::VSRLI, dl, VecVT, EltInVec,
10450                     DAG.getConstant(MaxSift - IdxVal, MVT::i8));
10451   return DAG.getNode(ISD::OR, dl, VecVT, Vec, EltInVec);
10452 }
10453 SDValue
10454 X86TargetLowering::LowerINSERT_VECTOR_ELT(SDValue Op, SelectionDAG &DAG) const {
10455   MVT VT = Op.getSimpleValueType();
10456   MVT EltVT = VT.getVectorElementType();
10457   
10458   if (EltVT == MVT::i1)
10459     return InsertBitToMaskVector(Op, DAG);
10460
10461   SDLoc dl(Op);
10462   SDValue N0 = Op.getOperand(0);
10463   SDValue N1 = Op.getOperand(1);
10464   SDValue N2 = Op.getOperand(2);
10465
10466   // If this is a 256-bit vector result, first extract the 128-bit vector,
10467   // insert the element into the extracted half and then place it back.
10468   if (VT.is256BitVector() || VT.is512BitVector()) {
10469     if (!isa<ConstantSDNode>(N2))
10470       return SDValue();
10471
10472     // Get the desired 128-bit vector half.
10473     unsigned IdxVal = cast<ConstantSDNode>(N2)->getZExtValue();
10474     SDValue V = Extract128BitVector(N0, IdxVal, DAG, dl);
10475
10476     // Insert the element into the desired half.
10477     unsigned NumEltsIn128 = 128/EltVT.getSizeInBits();
10478     unsigned IdxIn128 = IdxVal - (IdxVal/NumEltsIn128) * NumEltsIn128;
10479
10480     V = DAG.getNode(ISD::INSERT_VECTOR_ELT, dl, V.getValueType(), V, N1,
10481                     DAG.getConstant(IdxIn128, MVT::i32));
10482
10483     // Insert the changed part back to the 256-bit vector
10484     return Insert128BitVector(N0, V, IdxVal, DAG, dl);
10485   }
10486
10487   if (Subtarget->hasSSE41())
10488     return LowerINSERT_VECTOR_ELT_SSE4(Op, DAG);
10489
10490   if (EltVT == MVT::i8)
10491     return SDValue();
10492
10493   if (EltVT.getSizeInBits() == 16 && isa<ConstantSDNode>(N2)) {
10494     // Transform it so it match pinsrw which expects a 16-bit value in a GR32
10495     // as its second argument.
10496     if (N1.getValueType() != MVT::i32)
10497       N1 = DAG.getNode(ISD::ANY_EXTEND, dl, MVT::i32, N1);
10498     if (N2.getValueType() != MVT::i32)
10499       N2 = DAG.getIntPtrConstant(cast<ConstantSDNode>(N2)->getZExtValue());
10500     return DAG.getNode(X86ISD::PINSRW, dl, VT, N0, N1, N2);
10501   }
10502   return SDValue();
10503 }
10504
10505 static SDValue LowerSCALAR_TO_VECTOR(SDValue Op, SelectionDAG &DAG) {
10506   SDLoc dl(Op);
10507   MVT OpVT = Op.getSimpleValueType();
10508
10509   // If this is a 256-bit vector result, first insert into a 128-bit
10510   // vector and then insert into the 256-bit vector.
10511   if (!OpVT.is128BitVector()) {
10512     // Insert into a 128-bit vector.
10513     unsigned SizeFactor = OpVT.getSizeInBits()/128;
10514     MVT VT128 = MVT::getVectorVT(OpVT.getVectorElementType(),
10515                                  OpVT.getVectorNumElements() / SizeFactor);
10516
10517     Op = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, VT128, Op.getOperand(0));
10518
10519     // Insert the 128-bit vector.
10520     return Insert128BitVector(DAG.getUNDEF(OpVT), Op, 0, DAG, dl);
10521   }
10522
10523   if (OpVT == MVT::v1i64 &&
10524       Op.getOperand(0).getValueType() == MVT::i64)
10525     return DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, MVT::v1i64, Op.getOperand(0));
10526
10527   SDValue AnyExt = DAG.getNode(ISD::ANY_EXTEND, dl, MVT::i32, Op.getOperand(0));
10528   assert(OpVT.is128BitVector() && "Expected an SSE type!");
10529   return DAG.getNode(ISD::BITCAST, dl, OpVT,
10530                      DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, MVT::v4i32,AnyExt));
10531 }
10532
10533 // Lower a node with an EXTRACT_SUBVECTOR opcode.  This may result in
10534 // a simple subregister reference or explicit instructions to grab
10535 // upper bits of a vector.
10536 static SDValue LowerEXTRACT_SUBVECTOR(SDValue Op, const X86Subtarget *Subtarget,
10537                                       SelectionDAG &DAG) {
10538   SDLoc dl(Op);
10539   SDValue In =  Op.getOperand(0);
10540   SDValue Idx = Op.getOperand(1);
10541   unsigned IdxVal = cast<ConstantSDNode>(Idx)->getZExtValue();
10542   MVT ResVT   = Op.getSimpleValueType();
10543   MVT InVT    = In.getSimpleValueType();
10544
10545   if (Subtarget->hasFp256()) {
10546     if (ResVT.is128BitVector() &&
10547         (InVT.is256BitVector() || InVT.is512BitVector()) &&
10548         isa<ConstantSDNode>(Idx)) {
10549       return Extract128BitVector(In, IdxVal, DAG, dl);
10550     }
10551     if (ResVT.is256BitVector() && InVT.is512BitVector() &&
10552         isa<ConstantSDNode>(Idx)) {
10553       return Extract256BitVector(In, IdxVal, DAG, dl);
10554     }
10555   }
10556   return SDValue();
10557 }
10558
10559 // Lower a node with an INSERT_SUBVECTOR opcode.  This may result in a
10560 // simple superregister reference or explicit instructions to insert
10561 // the upper bits of a vector.
10562 static SDValue LowerINSERT_SUBVECTOR(SDValue Op, const X86Subtarget *Subtarget,
10563                                      SelectionDAG &DAG) {
10564   if (Subtarget->hasFp256()) {
10565     SDLoc dl(Op.getNode());
10566     SDValue Vec = Op.getNode()->getOperand(0);
10567     SDValue SubVec = Op.getNode()->getOperand(1);
10568     SDValue Idx = Op.getNode()->getOperand(2);
10569
10570     if ((Op.getNode()->getSimpleValueType(0).is256BitVector() ||
10571          Op.getNode()->getSimpleValueType(0).is512BitVector()) &&
10572         SubVec.getNode()->getSimpleValueType(0).is128BitVector() &&
10573         isa<ConstantSDNode>(Idx)) {
10574       unsigned IdxVal = cast<ConstantSDNode>(Idx)->getZExtValue();
10575       return Insert128BitVector(Vec, SubVec, IdxVal, DAG, dl);
10576     }
10577
10578     if (Op.getNode()->getSimpleValueType(0).is512BitVector() &&
10579         SubVec.getNode()->getSimpleValueType(0).is256BitVector() &&
10580         isa<ConstantSDNode>(Idx)) {
10581       unsigned IdxVal = cast<ConstantSDNode>(Idx)->getZExtValue();
10582       return Insert256BitVector(Vec, SubVec, IdxVal, DAG, dl);
10583     }
10584   }
10585   return SDValue();
10586 }
10587
10588 // ConstantPool, JumpTable, GlobalAddress, and ExternalSymbol are lowered as
10589 // their target countpart wrapped in the X86ISD::Wrapper node. Suppose N is
10590 // one of the above mentioned nodes. It has to be wrapped because otherwise
10591 // Select(N) returns N. So the raw TargetGlobalAddress nodes, etc. can only
10592 // be used to form addressing mode. These wrapped nodes will be selected
10593 // into MOV32ri.
10594 SDValue
10595 X86TargetLowering::LowerConstantPool(SDValue Op, SelectionDAG &DAG) const {
10596   ConstantPoolSDNode *CP = cast<ConstantPoolSDNode>(Op);
10597
10598   // In PIC mode (unless we're in RIPRel PIC mode) we add an offset to the
10599   // global base reg.
10600   unsigned char OpFlag = 0;
10601   unsigned WrapperKind = X86ISD::Wrapper;
10602   CodeModel::Model M = DAG.getTarget().getCodeModel();
10603
10604   if (Subtarget->isPICStyleRIPRel() &&
10605       (M == CodeModel::Small || M == CodeModel::Kernel))
10606     WrapperKind = X86ISD::WrapperRIP;
10607   else if (Subtarget->isPICStyleGOT())
10608     OpFlag = X86II::MO_GOTOFF;
10609   else if (Subtarget->isPICStyleStubPIC())
10610     OpFlag = X86II::MO_PIC_BASE_OFFSET;
10611
10612   SDValue Result = DAG.getTargetConstantPool(CP->getConstVal(), getPointerTy(),
10613                                              CP->getAlignment(),
10614                                              CP->getOffset(), OpFlag);
10615   SDLoc DL(CP);
10616   Result = DAG.getNode(WrapperKind, DL, getPointerTy(), Result);
10617   // With PIC, the address is actually $g + Offset.
10618   if (OpFlag) {
10619     Result = DAG.getNode(ISD::ADD, DL, getPointerTy(),
10620                          DAG.getNode(X86ISD::GlobalBaseReg,
10621                                      SDLoc(), getPointerTy()),
10622                          Result);
10623   }
10624
10625   return Result;
10626 }
10627
10628 SDValue X86TargetLowering::LowerJumpTable(SDValue Op, SelectionDAG &DAG) const {
10629   JumpTableSDNode *JT = cast<JumpTableSDNode>(Op);
10630
10631   // In PIC mode (unless we're in RIPRel PIC mode) we add an offset to the
10632   // global base reg.
10633   unsigned char OpFlag = 0;
10634   unsigned WrapperKind = X86ISD::Wrapper;
10635   CodeModel::Model M = DAG.getTarget().getCodeModel();
10636
10637   if (Subtarget->isPICStyleRIPRel() &&
10638       (M == CodeModel::Small || M == CodeModel::Kernel))
10639     WrapperKind = X86ISD::WrapperRIP;
10640   else if (Subtarget->isPICStyleGOT())
10641     OpFlag = X86II::MO_GOTOFF;
10642   else if (Subtarget->isPICStyleStubPIC())
10643     OpFlag = X86II::MO_PIC_BASE_OFFSET;
10644
10645   SDValue Result = DAG.getTargetJumpTable(JT->getIndex(), getPointerTy(),
10646                                           OpFlag);
10647   SDLoc DL(JT);
10648   Result = DAG.getNode(WrapperKind, DL, getPointerTy(), Result);
10649
10650   // With PIC, the address is actually $g + Offset.
10651   if (OpFlag)
10652     Result = DAG.getNode(ISD::ADD, DL, getPointerTy(),
10653                          DAG.getNode(X86ISD::GlobalBaseReg,
10654                                      SDLoc(), getPointerTy()),
10655                          Result);
10656
10657   return Result;
10658 }
10659
10660 SDValue
10661 X86TargetLowering::LowerExternalSymbol(SDValue Op, SelectionDAG &DAG) const {
10662   const char *Sym = cast<ExternalSymbolSDNode>(Op)->getSymbol();
10663
10664   // In PIC mode (unless we're in RIPRel PIC mode) we add an offset to the
10665   // global base reg.
10666   unsigned char OpFlag = 0;
10667   unsigned WrapperKind = X86ISD::Wrapper;
10668   CodeModel::Model M = DAG.getTarget().getCodeModel();
10669
10670   if (Subtarget->isPICStyleRIPRel() &&
10671       (M == CodeModel::Small || M == CodeModel::Kernel)) {
10672     if (Subtarget->isTargetDarwin() || Subtarget->isTargetELF())
10673       OpFlag = X86II::MO_GOTPCREL;
10674     WrapperKind = X86ISD::WrapperRIP;
10675   } else if (Subtarget->isPICStyleGOT()) {
10676     OpFlag = X86II::MO_GOT;
10677   } else if (Subtarget->isPICStyleStubPIC()) {
10678     OpFlag = X86II::MO_DARWIN_NONLAZY_PIC_BASE;
10679   } else if (Subtarget->isPICStyleStubNoDynamic()) {
10680     OpFlag = X86II::MO_DARWIN_NONLAZY;
10681   }
10682
10683   SDValue Result = DAG.getTargetExternalSymbol(Sym, getPointerTy(), OpFlag);
10684
10685   SDLoc DL(Op);
10686   Result = DAG.getNode(WrapperKind, DL, getPointerTy(), Result);
10687
10688   // With PIC, the address is actually $g + Offset.
10689   if (DAG.getTarget().getRelocationModel() == Reloc::PIC_ &&
10690       !Subtarget->is64Bit()) {
10691     Result = DAG.getNode(ISD::ADD, DL, getPointerTy(),
10692                          DAG.getNode(X86ISD::GlobalBaseReg,
10693                                      SDLoc(), getPointerTy()),
10694                          Result);
10695   }
10696
10697   // For symbols that require a load from a stub to get the address, emit the
10698   // load.
10699   if (isGlobalStubReference(OpFlag))
10700     Result = DAG.getLoad(getPointerTy(), DL, DAG.getEntryNode(), Result,
10701                          MachinePointerInfo::getGOT(), false, false, false, 0);
10702
10703   return Result;
10704 }
10705
10706 SDValue
10707 X86TargetLowering::LowerBlockAddress(SDValue Op, SelectionDAG &DAG) const {
10708   // Create the TargetBlockAddressAddress node.
10709   unsigned char OpFlags =
10710     Subtarget->ClassifyBlockAddressReference();
10711   CodeModel::Model M = DAG.getTarget().getCodeModel();
10712   const BlockAddress *BA = cast<BlockAddressSDNode>(Op)->getBlockAddress();
10713   int64_t Offset = cast<BlockAddressSDNode>(Op)->getOffset();
10714   SDLoc dl(Op);
10715   SDValue Result = DAG.getTargetBlockAddress(BA, getPointerTy(), Offset,
10716                                              OpFlags);
10717
10718   if (Subtarget->isPICStyleRIPRel() &&
10719       (M == CodeModel::Small || M == CodeModel::Kernel))
10720     Result = DAG.getNode(X86ISD::WrapperRIP, dl, getPointerTy(), Result);
10721   else
10722     Result = DAG.getNode(X86ISD::Wrapper, dl, getPointerTy(), Result);
10723
10724   // With PIC, the address is actually $g + Offset.
10725   if (isGlobalRelativeToPICBase(OpFlags)) {
10726     Result = DAG.getNode(ISD::ADD, dl, getPointerTy(),
10727                          DAG.getNode(X86ISD::GlobalBaseReg, dl, getPointerTy()),
10728                          Result);
10729   }
10730
10731   return Result;
10732 }
10733
10734 SDValue
10735 X86TargetLowering::LowerGlobalAddress(const GlobalValue *GV, SDLoc dl,
10736                                       int64_t Offset, SelectionDAG &DAG) const {
10737   // Create the TargetGlobalAddress node, folding in the constant
10738   // offset if it is legal.
10739   unsigned char OpFlags =
10740       Subtarget->ClassifyGlobalReference(GV, DAG.getTarget());
10741   CodeModel::Model M = DAG.getTarget().getCodeModel();
10742   SDValue Result;
10743   if (OpFlags == X86II::MO_NO_FLAG &&
10744       X86::isOffsetSuitableForCodeModel(Offset, M)) {
10745     // A direct static reference to a global.
10746     Result = DAG.getTargetGlobalAddress(GV, dl, getPointerTy(), Offset);
10747     Offset = 0;
10748   } else {
10749     Result = DAG.getTargetGlobalAddress(GV, dl, getPointerTy(), 0, OpFlags);
10750   }
10751
10752   if (Subtarget->isPICStyleRIPRel() &&
10753       (M == CodeModel::Small || M == CodeModel::Kernel))
10754     Result = DAG.getNode(X86ISD::WrapperRIP, dl, getPointerTy(), Result);
10755   else
10756     Result = DAG.getNode(X86ISD::Wrapper, dl, getPointerTy(), Result);
10757
10758   // With PIC, the address is actually $g + Offset.
10759   if (isGlobalRelativeToPICBase(OpFlags)) {
10760     Result = DAG.getNode(ISD::ADD, dl, getPointerTy(),
10761                          DAG.getNode(X86ISD::GlobalBaseReg, dl, getPointerTy()),
10762                          Result);
10763   }
10764
10765   // For globals that require a load from a stub to get the address, emit the
10766   // load.
10767   if (isGlobalStubReference(OpFlags))
10768     Result = DAG.getLoad(getPointerTy(), dl, DAG.getEntryNode(), Result,
10769                          MachinePointerInfo::getGOT(), false, false, false, 0);
10770
10771   // If there was a non-zero offset that we didn't fold, create an explicit
10772   // addition for it.
10773   if (Offset != 0)
10774     Result = DAG.getNode(ISD::ADD, dl, getPointerTy(), Result,
10775                          DAG.getConstant(Offset, getPointerTy()));
10776
10777   return Result;
10778 }
10779
10780 SDValue
10781 X86TargetLowering::LowerGlobalAddress(SDValue Op, SelectionDAG &DAG) const {
10782   const GlobalValue *GV = cast<GlobalAddressSDNode>(Op)->getGlobal();
10783   int64_t Offset = cast<GlobalAddressSDNode>(Op)->getOffset();
10784   return LowerGlobalAddress(GV, SDLoc(Op), Offset, DAG);
10785 }
10786
10787 static SDValue
10788 GetTLSADDR(SelectionDAG &DAG, SDValue Chain, GlobalAddressSDNode *GA,
10789            SDValue *InFlag, const EVT PtrVT, unsigned ReturnReg,
10790            unsigned char OperandFlags, bool LocalDynamic = false) {
10791   MachineFrameInfo *MFI = DAG.getMachineFunction().getFrameInfo();
10792   SDVTList NodeTys = DAG.getVTList(MVT::Other, MVT::Glue);
10793   SDLoc dl(GA);
10794   SDValue TGA = DAG.getTargetGlobalAddress(GA->getGlobal(), dl,
10795                                            GA->getValueType(0),
10796                                            GA->getOffset(),
10797                                            OperandFlags);
10798
10799   X86ISD::NodeType CallType = LocalDynamic ? X86ISD::TLSBASEADDR
10800                                            : X86ISD::TLSADDR;
10801
10802   if (InFlag) {
10803     SDValue Ops[] = { Chain,  TGA, *InFlag };
10804     Chain = DAG.getNode(CallType, dl, NodeTys, Ops);
10805   } else {
10806     SDValue Ops[]  = { Chain, TGA };
10807     Chain = DAG.getNode(CallType, dl, NodeTys, Ops);
10808   }
10809
10810   // TLSADDR will be codegen'ed as call. Inform MFI that function has calls.
10811   MFI->setAdjustsStack(true);
10812
10813   SDValue Flag = Chain.getValue(1);
10814   return DAG.getCopyFromReg(Chain, dl, ReturnReg, PtrVT, Flag);
10815 }
10816
10817 // Lower ISD::GlobalTLSAddress using the "general dynamic" model, 32 bit
10818 static SDValue
10819 LowerToTLSGeneralDynamicModel32(GlobalAddressSDNode *GA, SelectionDAG &DAG,
10820                                 const EVT PtrVT) {
10821   SDValue InFlag;
10822   SDLoc dl(GA);  // ? function entry point might be better
10823   SDValue Chain = DAG.getCopyToReg(DAG.getEntryNode(), dl, X86::EBX,
10824                                    DAG.getNode(X86ISD::GlobalBaseReg,
10825                                                SDLoc(), PtrVT), InFlag);
10826   InFlag = Chain.getValue(1);
10827
10828   return GetTLSADDR(DAG, Chain, GA, &InFlag, PtrVT, X86::EAX, X86II::MO_TLSGD);
10829 }
10830
10831 // Lower ISD::GlobalTLSAddress using the "general dynamic" model, 64 bit
10832 static SDValue
10833 LowerToTLSGeneralDynamicModel64(GlobalAddressSDNode *GA, SelectionDAG &DAG,
10834                                 const EVT PtrVT) {
10835   return GetTLSADDR(DAG, DAG.getEntryNode(), GA, nullptr, PtrVT,
10836                     X86::RAX, X86II::MO_TLSGD);
10837 }
10838
10839 static SDValue LowerToTLSLocalDynamicModel(GlobalAddressSDNode *GA,
10840                                            SelectionDAG &DAG,
10841                                            const EVT PtrVT,
10842                                            bool is64Bit) {
10843   SDLoc dl(GA);
10844
10845   // Get the start address of the TLS block for this module.
10846   X86MachineFunctionInfo* MFI = DAG.getMachineFunction()
10847       .getInfo<X86MachineFunctionInfo>();
10848   MFI->incNumLocalDynamicTLSAccesses();
10849
10850   SDValue Base;
10851   if (is64Bit) {
10852     Base = GetTLSADDR(DAG, DAG.getEntryNode(), GA, nullptr, PtrVT, X86::RAX,
10853                       X86II::MO_TLSLD, /*LocalDynamic=*/true);
10854   } else {
10855     SDValue InFlag;
10856     SDValue Chain = DAG.getCopyToReg(DAG.getEntryNode(), dl, X86::EBX,
10857         DAG.getNode(X86ISD::GlobalBaseReg, SDLoc(), PtrVT), InFlag);
10858     InFlag = Chain.getValue(1);
10859     Base = GetTLSADDR(DAG, Chain, GA, &InFlag, PtrVT, X86::EAX,
10860                       X86II::MO_TLSLDM, /*LocalDynamic=*/true);
10861   }
10862
10863   // Note: the CleanupLocalDynamicTLSPass will remove redundant computations
10864   // of Base.
10865
10866   // Build x@dtpoff.
10867   unsigned char OperandFlags = X86II::MO_DTPOFF;
10868   unsigned WrapperKind = X86ISD::Wrapper;
10869   SDValue TGA = DAG.getTargetGlobalAddress(GA->getGlobal(), dl,
10870                                            GA->getValueType(0),
10871                                            GA->getOffset(), OperandFlags);
10872   SDValue Offset = DAG.getNode(WrapperKind, dl, PtrVT, TGA);
10873
10874   // Add x@dtpoff with the base.
10875   return DAG.getNode(ISD::ADD, dl, PtrVT, Offset, Base);
10876 }
10877
10878 // Lower ISD::GlobalTLSAddress using the "initial exec" or "local exec" model.
10879 static SDValue LowerToTLSExecModel(GlobalAddressSDNode *GA, SelectionDAG &DAG,
10880                                    const EVT PtrVT, TLSModel::Model model,
10881                                    bool is64Bit, bool isPIC) {
10882   SDLoc dl(GA);
10883
10884   // Get the Thread Pointer, which is %gs:0 (32-bit) or %fs:0 (64-bit).
10885   Value *Ptr = Constant::getNullValue(Type::getInt8PtrTy(*DAG.getContext(),
10886                                                          is64Bit ? 257 : 256));
10887
10888   SDValue ThreadPointer =
10889       DAG.getLoad(PtrVT, dl, DAG.getEntryNode(), DAG.getIntPtrConstant(0),
10890                   MachinePointerInfo(Ptr), false, false, false, 0);
10891
10892   unsigned char OperandFlags = 0;
10893   // Most TLS accesses are not RIP relative, even on x86-64.  One exception is
10894   // initialexec.
10895   unsigned WrapperKind = X86ISD::Wrapper;
10896   if (model == TLSModel::LocalExec) {
10897     OperandFlags = is64Bit ? X86II::MO_TPOFF : X86II::MO_NTPOFF;
10898   } else if (model == TLSModel::InitialExec) {
10899     if (is64Bit) {
10900       OperandFlags = X86II::MO_GOTTPOFF;
10901       WrapperKind = X86ISD::WrapperRIP;
10902     } else {
10903       OperandFlags = isPIC ? X86II::MO_GOTNTPOFF : X86II::MO_INDNTPOFF;
10904     }
10905   } else {
10906     llvm_unreachable("Unexpected model");
10907   }
10908
10909   // emit "addl x@ntpoff,%eax" (local exec)
10910   // or "addl x@indntpoff,%eax" (initial exec)
10911   // or "addl x@gotntpoff(%ebx) ,%eax" (initial exec, 32-bit pic)
10912   SDValue TGA =
10913       DAG.getTargetGlobalAddress(GA->getGlobal(), dl, GA->getValueType(0),
10914                                  GA->getOffset(), OperandFlags);
10915   SDValue Offset = DAG.getNode(WrapperKind, dl, PtrVT, TGA);
10916
10917   if (model == TLSModel::InitialExec) {
10918     if (isPIC && !is64Bit) {
10919       Offset = DAG.getNode(ISD::ADD, dl, PtrVT,
10920                            DAG.getNode(X86ISD::GlobalBaseReg, SDLoc(), PtrVT),
10921                            Offset);
10922     }
10923
10924     Offset = DAG.getLoad(PtrVT, dl, DAG.getEntryNode(), Offset,
10925                          MachinePointerInfo::getGOT(), false, false, false, 0);
10926   }
10927
10928   // The address of the thread local variable is the add of the thread
10929   // pointer with the offset of the variable.
10930   return DAG.getNode(ISD::ADD, dl, PtrVT, ThreadPointer, Offset);
10931 }
10932
10933 SDValue
10934 X86TargetLowering::LowerGlobalTLSAddress(SDValue Op, SelectionDAG &DAG) const {
10935
10936   GlobalAddressSDNode *GA = cast<GlobalAddressSDNode>(Op);
10937   const GlobalValue *GV = GA->getGlobal();
10938
10939   if (Subtarget->isTargetELF()) {
10940     TLSModel::Model model = DAG.getTarget().getTLSModel(GV);
10941
10942     switch (model) {
10943       case TLSModel::GeneralDynamic:
10944         if (Subtarget->is64Bit())
10945           return LowerToTLSGeneralDynamicModel64(GA, DAG, getPointerTy());
10946         return LowerToTLSGeneralDynamicModel32(GA, DAG, getPointerTy());
10947       case TLSModel::LocalDynamic:
10948         return LowerToTLSLocalDynamicModel(GA, DAG, getPointerTy(),
10949                                            Subtarget->is64Bit());
10950       case TLSModel::InitialExec:
10951       case TLSModel::LocalExec:
10952         return LowerToTLSExecModel(
10953             GA, DAG, getPointerTy(), model, Subtarget->is64Bit(),
10954             DAG.getTarget().getRelocationModel() == Reloc::PIC_);
10955     }
10956     llvm_unreachable("Unknown TLS model.");
10957   }
10958
10959   if (Subtarget->isTargetDarwin()) {
10960     // Darwin only has one model of TLS.  Lower to that.
10961     unsigned char OpFlag = 0;
10962     unsigned WrapperKind = Subtarget->isPICStyleRIPRel() ?
10963                            X86ISD::WrapperRIP : X86ISD::Wrapper;
10964
10965     // In PIC mode (unless we're in RIPRel PIC mode) we add an offset to the
10966     // global base reg.
10967     bool PIC32 = (DAG.getTarget().getRelocationModel() == Reloc::PIC_) &&
10968                  !Subtarget->is64Bit();
10969     if (PIC32)
10970       OpFlag = X86II::MO_TLVP_PIC_BASE;
10971     else
10972       OpFlag = X86II::MO_TLVP;
10973     SDLoc DL(Op);
10974     SDValue Result = DAG.getTargetGlobalAddress(GA->getGlobal(), DL,
10975                                                 GA->getValueType(0),
10976                                                 GA->getOffset(), OpFlag);
10977     SDValue Offset = DAG.getNode(WrapperKind, DL, getPointerTy(), Result);
10978
10979     // With PIC32, the address is actually $g + Offset.
10980     if (PIC32)
10981       Offset = DAG.getNode(ISD::ADD, DL, getPointerTy(),
10982                            DAG.getNode(X86ISD::GlobalBaseReg,
10983                                        SDLoc(), getPointerTy()),
10984                            Offset);
10985
10986     // Lowering the machine isd will make sure everything is in the right
10987     // location.
10988     SDValue Chain = DAG.getEntryNode();
10989     SDVTList NodeTys = DAG.getVTList(MVT::Other, MVT::Glue);
10990     SDValue Args[] = { Chain, Offset };
10991     Chain = DAG.getNode(X86ISD::TLSCALL, DL, NodeTys, Args);
10992
10993     // TLSCALL will be codegen'ed as call. Inform MFI that function has calls.
10994     MachineFrameInfo *MFI = DAG.getMachineFunction().getFrameInfo();
10995     MFI->setAdjustsStack(true);
10996
10997     // And our return value (tls address) is in the standard call return value
10998     // location.
10999     unsigned Reg = Subtarget->is64Bit() ? X86::RAX : X86::EAX;
11000     return DAG.getCopyFromReg(Chain, DL, Reg, getPointerTy(),
11001                               Chain.getValue(1));
11002   }
11003
11004   if (Subtarget->isTargetKnownWindowsMSVC() ||
11005       Subtarget->isTargetWindowsGNU()) {
11006     // Just use the implicit TLS architecture
11007     // Need to generate someting similar to:
11008     //   mov     rdx, qword [gs:abs 58H]; Load pointer to ThreadLocalStorage
11009     //                                  ; from TEB
11010     //   mov     ecx, dword [rel _tls_index]: Load index (from C runtime)
11011     //   mov     rcx, qword [rdx+rcx*8]
11012     //   mov     eax, .tls$:tlsvar
11013     //   [rax+rcx] contains the address
11014     // Windows 64bit: gs:0x58
11015     // Windows 32bit: fs:__tls_array
11016
11017     SDLoc dl(GA);
11018     SDValue Chain = DAG.getEntryNode();
11019
11020     // Get the Thread Pointer, which is %fs:__tls_array (32-bit) or
11021     // %gs:0x58 (64-bit). On MinGW, __tls_array is not available, so directly
11022     // use its literal value of 0x2C.
11023     Value *Ptr = Constant::getNullValue(Subtarget->is64Bit()
11024                                         ? Type::getInt8PtrTy(*DAG.getContext(),
11025                                                              256)
11026                                         : Type::getInt32PtrTy(*DAG.getContext(),
11027                                                               257));
11028
11029     SDValue TlsArray =
11030         Subtarget->is64Bit()
11031             ? DAG.getIntPtrConstant(0x58)
11032             : (Subtarget->isTargetWindowsGNU()
11033                    ? DAG.getIntPtrConstant(0x2C)
11034                    : DAG.getExternalSymbol("_tls_array", getPointerTy()));
11035
11036     SDValue ThreadPointer =
11037         DAG.getLoad(getPointerTy(), dl, Chain, TlsArray,
11038                     MachinePointerInfo(Ptr), false, false, false, 0);
11039
11040     // Load the _tls_index variable
11041     SDValue IDX = DAG.getExternalSymbol("_tls_index", getPointerTy());
11042     if (Subtarget->is64Bit())
11043       IDX = DAG.getExtLoad(ISD::ZEXTLOAD, dl, getPointerTy(), Chain,
11044                            IDX, MachinePointerInfo(), MVT::i32,
11045                            false, false, false, 0);
11046     else
11047       IDX = DAG.getLoad(getPointerTy(), dl, Chain, IDX, MachinePointerInfo(),
11048                         false, false, false, 0);
11049
11050     SDValue Scale = DAG.getConstant(Log2_64_Ceil(TD->getPointerSize()),
11051                                     getPointerTy());
11052     IDX = DAG.getNode(ISD::SHL, dl, getPointerTy(), IDX, Scale);
11053
11054     SDValue res = DAG.getNode(ISD::ADD, dl, getPointerTy(), ThreadPointer, IDX);
11055     res = DAG.getLoad(getPointerTy(), dl, Chain, res, MachinePointerInfo(),
11056                       false, false, false, 0);
11057
11058     // Get the offset of start of .tls section
11059     SDValue TGA = DAG.getTargetGlobalAddress(GA->getGlobal(), dl,
11060                                              GA->getValueType(0),
11061                                              GA->getOffset(), X86II::MO_SECREL);
11062     SDValue Offset = DAG.getNode(X86ISD::Wrapper, dl, getPointerTy(), TGA);
11063
11064     // The address of the thread local variable is the add of the thread
11065     // pointer with the offset of the variable.
11066     return DAG.getNode(ISD::ADD, dl, getPointerTy(), res, Offset);
11067   }
11068
11069   llvm_unreachable("TLS not implemented for this target.");
11070 }
11071
11072 /// LowerShiftParts - Lower SRA_PARTS and friends, which return two i32 values
11073 /// and take a 2 x i32 value to shift plus a shift amount.
11074 static SDValue LowerShiftParts(SDValue Op, SelectionDAG &DAG) {
11075   assert(Op.getNumOperands() == 3 && "Not a double-shift!");
11076   MVT VT = Op.getSimpleValueType();
11077   unsigned VTBits = VT.getSizeInBits();
11078   SDLoc dl(Op);
11079   bool isSRA = Op.getOpcode() == ISD::SRA_PARTS;
11080   SDValue ShOpLo = Op.getOperand(0);
11081   SDValue ShOpHi = Op.getOperand(1);
11082   SDValue ShAmt  = Op.getOperand(2);
11083   // X86ISD::SHLD and X86ISD::SHRD have defined overflow behavior but the
11084   // generic ISD nodes haven't. Insert an AND to be safe, it's optimized away
11085   // during isel.
11086   SDValue SafeShAmt = DAG.getNode(ISD::AND, dl, MVT::i8, ShAmt,
11087                                   DAG.getConstant(VTBits - 1, MVT::i8));
11088   SDValue Tmp1 = isSRA ? DAG.getNode(ISD::SRA, dl, VT, ShOpHi,
11089                                      DAG.getConstant(VTBits - 1, MVT::i8))
11090                        : DAG.getConstant(0, VT);
11091
11092   SDValue Tmp2, Tmp3;
11093   if (Op.getOpcode() == ISD::SHL_PARTS) {
11094     Tmp2 = DAG.getNode(X86ISD::SHLD, dl, VT, ShOpHi, ShOpLo, ShAmt);
11095     Tmp3 = DAG.getNode(ISD::SHL, dl, VT, ShOpLo, SafeShAmt);
11096   } else {
11097     Tmp2 = DAG.getNode(X86ISD::SHRD, dl, VT, ShOpLo, ShOpHi, ShAmt);
11098     Tmp3 = DAG.getNode(isSRA ? ISD::SRA : ISD::SRL, dl, VT, ShOpHi, SafeShAmt);
11099   }
11100
11101   // If the shift amount is larger or equal than the width of a part we can't
11102   // rely on the results of shld/shrd. Insert a test and select the appropriate
11103   // values for large shift amounts.
11104   SDValue AndNode = DAG.getNode(ISD::AND, dl, MVT::i8, ShAmt,
11105                                 DAG.getConstant(VTBits, MVT::i8));
11106   SDValue Cond = DAG.getNode(X86ISD::CMP, dl, MVT::i32,
11107                              AndNode, DAG.getConstant(0, MVT::i8));
11108
11109   SDValue Hi, Lo;
11110   SDValue CC = DAG.getConstant(X86::COND_NE, MVT::i8);
11111   SDValue Ops0[4] = { Tmp2, Tmp3, CC, Cond };
11112   SDValue Ops1[4] = { Tmp3, Tmp1, CC, Cond };
11113
11114   if (Op.getOpcode() == ISD::SHL_PARTS) {
11115     Hi = DAG.getNode(X86ISD::CMOV, dl, VT, Ops0);
11116     Lo = DAG.getNode(X86ISD::CMOV, dl, VT, Ops1);
11117   } else {
11118     Lo = DAG.getNode(X86ISD::CMOV, dl, VT, Ops0);
11119     Hi = DAG.getNode(X86ISD::CMOV, dl, VT, Ops1);
11120   }
11121
11122   SDValue Ops[2] = { Lo, Hi };
11123   return DAG.getMergeValues(Ops, dl);
11124 }
11125
11126 SDValue X86TargetLowering::LowerSINT_TO_FP(SDValue Op,
11127                                            SelectionDAG &DAG) const {
11128   MVT SrcVT = Op.getOperand(0).getSimpleValueType();
11129
11130   if (SrcVT.isVector())
11131     return SDValue();
11132
11133   assert(SrcVT <= MVT::i64 && SrcVT >= MVT::i16 &&
11134          "Unknown SINT_TO_FP to lower!");
11135
11136   // These are really Legal; return the operand so the caller accepts it as
11137   // Legal.
11138   if (SrcVT == MVT::i32 && isScalarFPTypeInSSEReg(Op.getValueType()))
11139     return Op;
11140   if (SrcVT == MVT::i64 && isScalarFPTypeInSSEReg(Op.getValueType()) &&
11141       Subtarget->is64Bit()) {
11142     return Op;
11143   }
11144
11145   SDLoc dl(Op);
11146   unsigned Size = SrcVT.getSizeInBits()/8;
11147   MachineFunction &MF = DAG.getMachineFunction();
11148   int SSFI = MF.getFrameInfo()->CreateStackObject(Size, Size, false);
11149   SDValue StackSlot = DAG.getFrameIndex(SSFI, getPointerTy());
11150   SDValue Chain = DAG.getStore(DAG.getEntryNode(), dl, Op.getOperand(0),
11151                                StackSlot,
11152                                MachinePointerInfo::getFixedStack(SSFI),
11153                                false, false, 0);
11154   return BuildFILD(Op, SrcVT, Chain, StackSlot, DAG);
11155 }
11156
11157 SDValue X86TargetLowering::BuildFILD(SDValue Op, EVT SrcVT, SDValue Chain,
11158                                      SDValue StackSlot,
11159                                      SelectionDAG &DAG) const {
11160   // Build the FILD
11161   SDLoc DL(Op);
11162   SDVTList Tys;
11163   bool useSSE = isScalarFPTypeInSSEReg(Op.getValueType());
11164   if (useSSE)
11165     Tys = DAG.getVTList(MVT::f64, MVT::Other, MVT::Glue);
11166   else
11167     Tys = DAG.getVTList(Op.getValueType(), MVT::Other);
11168
11169   unsigned ByteSize = SrcVT.getSizeInBits()/8;
11170
11171   FrameIndexSDNode *FI = dyn_cast<FrameIndexSDNode>(StackSlot);
11172   MachineMemOperand *MMO;
11173   if (FI) {
11174     int SSFI = FI->getIndex();
11175     MMO =
11176       DAG.getMachineFunction()
11177       .getMachineMemOperand(MachinePointerInfo::getFixedStack(SSFI),
11178                             MachineMemOperand::MOLoad, ByteSize, ByteSize);
11179   } else {
11180     MMO = cast<LoadSDNode>(StackSlot)->getMemOperand();
11181     StackSlot = StackSlot.getOperand(1);
11182   }
11183   SDValue Ops[] = { Chain, StackSlot, DAG.getValueType(SrcVT) };
11184   SDValue Result = DAG.getMemIntrinsicNode(useSSE ? X86ISD::FILD_FLAG :
11185                                            X86ISD::FILD, DL,
11186                                            Tys, Ops, SrcVT, MMO);
11187
11188   if (useSSE) {
11189     Chain = Result.getValue(1);
11190     SDValue InFlag = Result.getValue(2);
11191
11192     // FIXME: Currently the FST is flagged to the FILD_FLAG. This
11193     // shouldn't be necessary except that RFP cannot be live across
11194     // multiple blocks. When stackifier is fixed, they can be uncoupled.
11195     MachineFunction &MF = DAG.getMachineFunction();
11196     unsigned SSFISize = Op.getValueType().getSizeInBits()/8;
11197     int SSFI = MF.getFrameInfo()->CreateStackObject(SSFISize, SSFISize, false);
11198     SDValue StackSlot = DAG.getFrameIndex(SSFI, getPointerTy());
11199     Tys = DAG.getVTList(MVT::Other);
11200     SDValue Ops[] = {
11201       Chain, Result, StackSlot, DAG.getValueType(Op.getValueType()), InFlag
11202     };
11203     MachineMemOperand *MMO =
11204       DAG.getMachineFunction()
11205       .getMachineMemOperand(MachinePointerInfo::getFixedStack(SSFI),
11206                             MachineMemOperand::MOStore, SSFISize, SSFISize);
11207
11208     Chain = DAG.getMemIntrinsicNode(X86ISD::FST, DL, Tys,
11209                                     Ops, Op.getValueType(), MMO);
11210     Result = DAG.getLoad(Op.getValueType(), DL, Chain, StackSlot,
11211                          MachinePointerInfo::getFixedStack(SSFI),
11212                          false, false, false, 0);
11213   }
11214
11215   return Result;
11216 }
11217
11218 // LowerUINT_TO_FP_i64 - 64-bit unsigned integer to double expansion.
11219 SDValue X86TargetLowering::LowerUINT_TO_FP_i64(SDValue Op,
11220                                                SelectionDAG &DAG) const {
11221   // This algorithm is not obvious. Here it is what we're trying to output:
11222   /*
11223      movq       %rax,  %xmm0
11224      punpckldq  (c0),  %xmm0  // c0: (uint4){ 0x43300000U, 0x45300000U, 0U, 0U }
11225      subpd      (c1),  %xmm0  // c1: (double2){ 0x1.0p52, 0x1.0p52 * 0x1.0p32 }
11226      #ifdef __SSE3__
11227        haddpd   %xmm0, %xmm0
11228      #else
11229        pshufd   $0x4e, %xmm0, %xmm1
11230        addpd    %xmm1, %xmm0
11231      #endif
11232   */
11233
11234   SDLoc dl(Op);
11235   LLVMContext *Context = DAG.getContext();
11236
11237   // Build some magic constants.
11238   static const uint32_t CV0[] = { 0x43300000, 0x45300000, 0, 0 };
11239   Constant *C0 = ConstantDataVector::get(*Context, CV0);
11240   SDValue CPIdx0 = DAG.getConstantPool(C0, getPointerTy(), 16);
11241
11242   SmallVector<Constant*,2> CV1;
11243   CV1.push_back(
11244     ConstantFP::get(*Context, APFloat(APFloat::IEEEdouble,
11245                                       APInt(64, 0x4330000000000000ULL))));
11246   CV1.push_back(
11247     ConstantFP::get(*Context, APFloat(APFloat::IEEEdouble,
11248                                       APInt(64, 0x4530000000000000ULL))));
11249   Constant *C1 = ConstantVector::get(CV1);
11250   SDValue CPIdx1 = DAG.getConstantPool(C1, getPointerTy(), 16);
11251
11252   // Load the 64-bit value into an XMM register.
11253   SDValue XR1 = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, MVT::v2i64,
11254                             Op.getOperand(0));
11255   SDValue CLod0 = DAG.getLoad(MVT::v4i32, dl, DAG.getEntryNode(), CPIdx0,
11256                               MachinePointerInfo::getConstantPool(),
11257                               false, false, false, 16);
11258   SDValue Unpck1 = getUnpackl(DAG, dl, MVT::v4i32,
11259                               DAG.getNode(ISD::BITCAST, dl, MVT::v4i32, XR1),
11260                               CLod0);
11261
11262   SDValue CLod1 = DAG.getLoad(MVT::v2f64, dl, CLod0.getValue(1), CPIdx1,
11263                               MachinePointerInfo::getConstantPool(),
11264                               false, false, false, 16);
11265   SDValue XR2F = DAG.getNode(ISD::BITCAST, dl, MVT::v2f64, Unpck1);
11266   SDValue Sub = DAG.getNode(ISD::FSUB, dl, MVT::v2f64, XR2F, CLod1);
11267   SDValue Result;
11268
11269   if (Subtarget->hasSSE3()) {
11270     // FIXME: The 'haddpd' instruction may be slower than 'movhlps + addsd'.
11271     Result = DAG.getNode(X86ISD::FHADD, dl, MVT::v2f64, Sub, Sub);
11272   } else {
11273     SDValue S2F = DAG.getNode(ISD::BITCAST, dl, MVT::v4i32, Sub);
11274     SDValue Shuffle = getTargetShuffleNode(X86ISD::PSHUFD, dl, MVT::v4i32,
11275                                            S2F, 0x4E, DAG);
11276     Result = DAG.getNode(ISD::FADD, dl, MVT::v2f64,
11277                          DAG.getNode(ISD::BITCAST, dl, MVT::v2f64, Shuffle),
11278                          Sub);
11279   }
11280
11281   return DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::f64, Result,
11282                      DAG.getIntPtrConstant(0));
11283 }
11284
11285 // LowerUINT_TO_FP_i32 - 32-bit unsigned integer to float expansion.
11286 SDValue X86TargetLowering::LowerUINT_TO_FP_i32(SDValue Op,
11287                                                SelectionDAG &DAG) const {
11288   SDLoc dl(Op);
11289   // FP constant to bias correct the final result.
11290   SDValue Bias = DAG.getConstantFP(BitsToDouble(0x4330000000000000ULL),
11291                                    MVT::f64);
11292
11293   // Load the 32-bit value into an XMM register.
11294   SDValue Load = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, MVT::v4i32,
11295                              Op.getOperand(0));
11296
11297   // Zero out the upper parts of the register.
11298   Load = getShuffleVectorZeroOrUndef(Load, 0, true, Subtarget, DAG);
11299
11300   Load = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::f64,
11301                      DAG.getNode(ISD::BITCAST, dl, MVT::v2f64, Load),
11302                      DAG.getIntPtrConstant(0));
11303
11304   // Or the load with the bias.
11305   SDValue Or = DAG.getNode(ISD::OR, dl, MVT::v2i64,
11306                            DAG.getNode(ISD::BITCAST, dl, MVT::v2i64,
11307                                        DAG.getNode(ISD::SCALAR_TO_VECTOR, dl,
11308                                                    MVT::v2f64, Load)),
11309                            DAG.getNode(ISD::BITCAST, dl, MVT::v2i64,
11310                                        DAG.getNode(ISD::SCALAR_TO_VECTOR, dl,
11311                                                    MVT::v2f64, Bias)));
11312   Or = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::f64,
11313                    DAG.getNode(ISD::BITCAST, dl, MVT::v2f64, Or),
11314                    DAG.getIntPtrConstant(0));
11315
11316   // Subtract the bias.
11317   SDValue Sub = DAG.getNode(ISD::FSUB, dl, MVT::f64, Or, Bias);
11318
11319   // Handle final rounding.
11320   EVT DestVT = Op.getValueType();
11321
11322   if (DestVT.bitsLT(MVT::f64))
11323     return DAG.getNode(ISD::FP_ROUND, dl, DestVT, Sub,
11324                        DAG.getIntPtrConstant(0));
11325   if (DestVT.bitsGT(MVT::f64))
11326     return DAG.getNode(ISD::FP_EXTEND, dl, DestVT, Sub);
11327
11328   // Handle final rounding.
11329   return Sub;
11330 }
11331
11332 SDValue X86TargetLowering::lowerUINT_TO_FP_vec(SDValue Op,
11333                                                SelectionDAG &DAG) const {
11334   SDValue N0 = Op.getOperand(0);
11335   MVT SVT = N0.getSimpleValueType();
11336   SDLoc dl(Op);
11337
11338   assert((SVT == MVT::v4i8 || SVT == MVT::v4i16 ||
11339           SVT == MVT::v8i8 || SVT == MVT::v8i16) &&
11340          "Custom UINT_TO_FP is not supported!");
11341
11342   MVT NVT = MVT::getVectorVT(MVT::i32, SVT.getVectorNumElements());
11343   return DAG.getNode(ISD::SINT_TO_FP, dl, Op.getValueType(),
11344                      DAG.getNode(ISD::ZERO_EXTEND, dl, NVT, N0));
11345 }
11346
11347 SDValue X86TargetLowering::LowerUINT_TO_FP(SDValue Op,
11348                                            SelectionDAG &DAG) const {
11349   SDValue N0 = Op.getOperand(0);
11350   SDLoc dl(Op);
11351
11352   if (Op.getValueType().isVector())
11353     return lowerUINT_TO_FP_vec(Op, DAG);
11354
11355   // Since UINT_TO_FP is legal (it's marked custom), dag combiner won't
11356   // optimize it to a SINT_TO_FP when the sign bit is known zero. Perform
11357   // the optimization here.
11358   if (DAG.SignBitIsZero(N0))
11359     return DAG.getNode(ISD::SINT_TO_FP, dl, Op.getValueType(), N0);
11360
11361   MVT SrcVT = N0.getSimpleValueType();
11362   MVT DstVT = Op.getSimpleValueType();
11363   if (SrcVT == MVT::i64 && DstVT == MVT::f64 && X86ScalarSSEf64)
11364     return LowerUINT_TO_FP_i64(Op, DAG);
11365   if (SrcVT == MVT::i32 && X86ScalarSSEf64)
11366     return LowerUINT_TO_FP_i32(Op, DAG);
11367   if (Subtarget->is64Bit() && SrcVT == MVT::i64 && DstVT == MVT::f32)
11368     return SDValue();
11369
11370   // Make a 64-bit buffer, and use it to build an FILD.
11371   SDValue StackSlot = DAG.CreateStackTemporary(MVT::i64);
11372   if (SrcVT == MVT::i32) {
11373     SDValue WordOff = DAG.getConstant(4, getPointerTy());
11374     SDValue OffsetSlot = DAG.getNode(ISD::ADD, dl,
11375                                      getPointerTy(), StackSlot, WordOff);
11376     SDValue Store1 = DAG.getStore(DAG.getEntryNode(), dl, Op.getOperand(0),
11377                                   StackSlot, MachinePointerInfo(),
11378                                   false, false, 0);
11379     SDValue Store2 = DAG.getStore(Store1, dl, DAG.getConstant(0, MVT::i32),
11380                                   OffsetSlot, MachinePointerInfo(),
11381                                   false, false, 0);
11382     SDValue Fild = BuildFILD(Op, MVT::i64, Store2, StackSlot, DAG);
11383     return Fild;
11384   }
11385
11386   assert(SrcVT == MVT::i64 && "Unexpected type in UINT_TO_FP");
11387   SDValue Store = DAG.getStore(DAG.getEntryNode(), dl, Op.getOperand(0),
11388                                StackSlot, MachinePointerInfo(),
11389                                false, false, 0);
11390   // For i64 source, we need to add the appropriate power of 2 if the input
11391   // was negative.  This is the same as the optimization in
11392   // DAGTypeLegalizer::ExpandIntOp_UNIT_TO_FP, and for it to be safe here,
11393   // we must be careful to do the computation in x87 extended precision, not
11394   // in SSE. (The generic code can't know it's OK to do this, or how to.)
11395   int SSFI = cast<FrameIndexSDNode>(StackSlot)->getIndex();
11396   MachineMemOperand *MMO =
11397     DAG.getMachineFunction()
11398     .getMachineMemOperand(MachinePointerInfo::getFixedStack(SSFI),
11399                           MachineMemOperand::MOLoad, 8, 8);
11400
11401   SDVTList Tys = DAG.getVTList(MVT::f80, MVT::Other);
11402   SDValue Ops[] = { Store, StackSlot, DAG.getValueType(MVT::i64) };
11403   SDValue Fild = DAG.getMemIntrinsicNode(X86ISD::FILD, dl, Tys, Ops,
11404                                          MVT::i64, MMO);
11405
11406   APInt FF(32, 0x5F800000ULL);
11407
11408   // Check whether the sign bit is set.
11409   SDValue SignSet = DAG.getSetCC(dl,
11410                                  getSetCCResultType(*DAG.getContext(), MVT::i64),
11411                                  Op.getOperand(0), DAG.getConstant(0, MVT::i64),
11412                                  ISD::SETLT);
11413
11414   // Build a 64 bit pair (0, FF) in the constant pool, with FF in the lo bits.
11415   SDValue FudgePtr = DAG.getConstantPool(
11416                              ConstantInt::get(*DAG.getContext(), FF.zext(64)),
11417                                          getPointerTy());
11418
11419   // Get a pointer to FF if the sign bit was set, or to 0 otherwise.
11420   SDValue Zero = DAG.getIntPtrConstant(0);
11421   SDValue Four = DAG.getIntPtrConstant(4);
11422   SDValue Offset = DAG.getNode(ISD::SELECT, dl, Zero.getValueType(), SignSet,
11423                                Zero, Four);
11424   FudgePtr = DAG.getNode(ISD::ADD, dl, getPointerTy(), FudgePtr, Offset);
11425
11426   // Load the value out, extending it from f32 to f80.
11427   // FIXME: Avoid the extend by constructing the right constant pool?
11428   SDValue Fudge = DAG.getExtLoad(ISD::EXTLOAD, dl, MVT::f80, DAG.getEntryNode(),
11429                                  FudgePtr, MachinePointerInfo::getConstantPool(),
11430                                  MVT::f32, false, false, false, 4);
11431   // Extend everything to 80 bits to force it to be done on x87.
11432   SDValue Add = DAG.getNode(ISD::FADD, dl, MVT::f80, Fild, Fudge);
11433   return DAG.getNode(ISD::FP_ROUND, dl, DstVT, Add, DAG.getIntPtrConstant(0));
11434 }
11435
11436 std::pair<SDValue,SDValue>
11437 X86TargetLowering:: FP_TO_INTHelper(SDValue Op, SelectionDAG &DAG,
11438                                     bool IsSigned, bool IsReplace) const {
11439   SDLoc DL(Op);
11440
11441   EVT DstTy = Op.getValueType();
11442
11443   if (!IsSigned && !isIntegerTypeFTOL(DstTy)) {
11444     assert(DstTy == MVT::i32 && "Unexpected FP_TO_UINT");
11445     DstTy = MVT::i64;
11446   }
11447
11448   assert(DstTy.getSimpleVT() <= MVT::i64 &&
11449          DstTy.getSimpleVT() >= MVT::i16 &&
11450          "Unknown FP_TO_INT to lower!");
11451
11452   // These are really Legal.
11453   if (DstTy == MVT::i32 &&
11454       isScalarFPTypeInSSEReg(Op.getOperand(0).getValueType()))
11455     return std::make_pair(SDValue(), SDValue());
11456   if (Subtarget->is64Bit() &&
11457       DstTy == MVT::i64 &&
11458       isScalarFPTypeInSSEReg(Op.getOperand(0).getValueType()))
11459     return std::make_pair(SDValue(), SDValue());
11460
11461   // We lower FP->int64 either into FISTP64 followed by a load from a temporary
11462   // stack slot, or into the FTOL runtime function.
11463   MachineFunction &MF = DAG.getMachineFunction();
11464   unsigned MemSize = DstTy.getSizeInBits()/8;
11465   int SSFI = MF.getFrameInfo()->CreateStackObject(MemSize, MemSize, false);
11466   SDValue StackSlot = DAG.getFrameIndex(SSFI, getPointerTy());
11467
11468   unsigned Opc;
11469   if (!IsSigned && isIntegerTypeFTOL(DstTy))
11470     Opc = X86ISD::WIN_FTOL;
11471   else
11472     switch (DstTy.getSimpleVT().SimpleTy) {
11473     default: llvm_unreachable("Invalid FP_TO_SINT to lower!");
11474     case MVT::i16: Opc = X86ISD::FP_TO_INT16_IN_MEM; break;
11475     case MVT::i32: Opc = X86ISD::FP_TO_INT32_IN_MEM; break;
11476     case MVT::i64: Opc = X86ISD::FP_TO_INT64_IN_MEM; break;
11477     }
11478
11479   SDValue Chain = DAG.getEntryNode();
11480   SDValue Value = Op.getOperand(0);
11481   EVT TheVT = Op.getOperand(0).getValueType();
11482   // FIXME This causes a redundant load/store if the SSE-class value is already
11483   // in memory, such as if it is on the callstack.
11484   if (isScalarFPTypeInSSEReg(TheVT)) {
11485     assert(DstTy == MVT::i64 && "Invalid FP_TO_SINT to lower!");
11486     Chain = DAG.getStore(Chain, DL, Value, StackSlot,
11487                          MachinePointerInfo::getFixedStack(SSFI),
11488                          false, false, 0);
11489     SDVTList Tys = DAG.getVTList(Op.getOperand(0).getValueType(), MVT::Other);
11490     SDValue Ops[] = {
11491       Chain, StackSlot, DAG.getValueType(TheVT)
11492     };
11493
11494     MachineMemOperand *MMO =
11495       MF.getMachineMemOperand(MachinePointerInfo::getFixedStack(SSFI),
11496                               MachineMemOperand::MOLoad, MemSize, MemSize);
11497     Value = DAG.getMemIntrinsicNode(X86ISD::FLD, DL, Tys, Ops, DstTy, MMO);
11498     Chain = Value.getValue(1);
11499     SSFI = MF.getFrameInfo()->CreateStackObject(MemSize, MemSize, false);
11500     StackSlot = DAG.getFrameIndex(SSFI, getPointerTy());
11501   }
11502
11503   MachineMemOperand *MMO =
11504     MF.getMachineMemOperand(MachinePointerInfo::getFixedStack(SSFI),
11505                             MachineMemOperand::MOStore, MemSize, MemSize);
11506
11507   if (Opc != X86ISD::WIN_FTOL) {
11508     // Build the FP_TO_INT*_IN_MEM
11509     SDValue Ops[] = { Chain, Value, StackSlot };
11510     SDValue FIST = DAG.getMemIntrinsicNode(Opc, DL, DAG.getVTList(MVT::Other),
11511                                            Ops, DstTy, MMO);
11512     return std::make_pair(FIST, StackSlot);
11513   } else {
11514     SDValue ftol = DAG.getNode(X86ISD::WIN_FTOL, DL,
11515       DAG.getVTList(MVT::Other, MVT::Glue),
11516       Chain, Value);
11517     SDValue eax = DAG.getCopyFromReg(ftol, DL, X86::EAX,
11518       MVT::i32, ftol.getValue(1));
11519     SDValue edx = DAG.getCopyFromReg(eax.getValue(1), DL, X86::EDX,
11520       MVT::i32, eax.getValue(2));
11521     SDValue Ops[] = { eax, edx };
11522     SDValue pair = IsReplace
11523       ? DAG.getNode(ISD::BUILD_PAIR, DL, MVT::i64, Ops)
11524       : DAG.getMergeValues(Ops, DL);
11525     return std::make_pair(pair, SDValue());
11526   }
11527 }
11528
11529 static SDValue LowerAVXExtend(SDValue Op, SelectionDAG &DAG,
11530                               const X86Subtarget *Subtarget) {
11531   MVT VT = Op->getSimpleValueType(0);
11532   SDValue In = Op->getOperand(0);
11533   MVT InVT = In.getSimpleValueType();
11534   SDLoc dl(Op);
11535
11536   // Optimize vectors in AVX mode:
11537   //
11538   //   v8i16 -> v8i32
11539   //   Use vpunpcklwd for 4 lower elements  v8i16 -> v4i32.
11540   //   Use vpunpckhwd for 4 upper elements  v8i16 -> v4i32.
11541   //   Concat upper and lower parts.
11542   //
11543   //   v4i32 -> v4i64
11544   //   Use vpunpckldq for 4 lower elements  v4i32 -> v2i64.
11545   //   Use vpunpckhdq for 4 upper elements  v4i32 -> v2i64.
11546   //   Concat upper and lower parts.
11547   //
11548
11549   if (((VT != MVT::v16i16) || (InVT != MVT::v16i8)) &&
11550       ((VT != MVT::v8i32) || (InVT != MVT::v8i16)) &&
11551       ((VT != MVT::v4i64) || (InVT != MVT::v4i32)))
11552     return SDValue();
11553
11554   if (Subtarget->hasInt256())
11555     return DAG.getNode(X86ISD::VZEXT, dl, VT, In);
11556
11557   SDValue ZeroVec = getZeroVector(InVT, Subtarget, DAG, dl);
11558   SDValue Undef = DAG.getUNDEF(InVT);
11559   bool NeedZero = Op.getOpcode() == ISD::ZERO_EXTEND;
11560   SDValue OpLo = getUnpackl(DAG, dl, InVT, In, NeedZero ? ZeroVec : Undef);
11561   SDValue OpHi = getUnpackh(DAG, dl, InVT, In, NeedZero ? ZeroVec : Undef);
11562
11563   MVT HVT = MVT::getVectorVT(VT.getVectorElementType(),
11564                              VT.getVectorNumElements()/2);
11565
11566   OpLo = DAG.getNode(ISD::BITCAST, dl, HVT, OpLo);
11567   OpHi = DAG.getNode(ISD::BITCAST, dl, HVT, OpHi);
11568
11569   return DAG.getNode(ISD::CONCAT_VECTORS, dl, VT, OpLo, OpHi);
11570 }
11571
11572 static  SDValue LowerZERO_EXTEND_AVX512(SDValue Op,
11573                                         SelectionDAG &DAG) {
11574   MVT VT = Op->getSimpleValueType(0);
11575   SDValue In = Op->getOperand(0);
11576   MVT InVT = In.getSimpleValueType();
11577   SDLoc DL(Op);
11578   unsigned int NumElts = VT.getVectorNumElements();
11579   if (NumElts != 8 && NumElts != 16)
11580     return SDValue();
11581
11582   if (VT.is512BitVector() && InVT.getVectorElementType() != MVT::i1)
11583     return DAG.getNode(X86ISD::VZEXT, DL, VT, In);
11584
11585   EVT ExtVT = (NumElts == 8)? MVT::v8i64 : MVT::v16i32;
11586   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
11587   // Now we have only mask extension
11588   assert(InVT.getVectorElementType() == MVT::i1);
11589   SDValue Cst = DAG.getTargetConstant(1, ExtVT.getScalarType());
11590   const Constant *C = (dyn_cast<ConstantSDNode>(Cst))->getConstantIntValue();
11591   SDValue CP = DAG.getConstantPool(C, TLI.getPointerTy());
11592   unsigned Alignment = cast<ConstantPoolSDNode>(CP)->getAlignment();
11593   SDValue Ld = DAG.getLoad(Cst.getValueType(), DL, DAG.getEntryNode(), CP,
11594                            MachinePointerInfo::getConstantPool(),
11595                            false, false, false, Alignment);
11596
11597   SDValue Brcst = DAG.getNode(X86ISD::VBROADCASTM, DL, ExtVT, In, Ld);
11598   if (VT.is512BitVector())
11599     return Brcst;
11600   return DAG.getNode(X86ISD::VTRUNC, DL, VT, Brcst);
11601 }
11602
11603 static SDValue LowerANY_EXTEND(SDValue Op, const X86Subtarget *Subtarget,
11604                                SelectionDAG &DAG) {
11605   if (Subtarget->hasFp256()) {
11606     SDValue Res = LowerAVXExtend(Op, DAG, Subtarget);
11607     if (Res.getNode())
11608       return Res;
11609   }
11610
11611   return SDValue();
11612 }
11613
11614 static SDValue LowerZERO_EXTEND(SDValue Op, const X86Subtarget *Subtarget,
11615                                 SelectionDAG &DAG) {
11616   SDLoc DL(Op);
11617   MVT VT = Op.getSimpleValueType();
11618   SDValue In = Op.getOperand(0);
11619   MVT SVT = In.getSimpleValueType();
11620
11621   if (VT.is512BitVector() || SVT.getVectorElementType() == MVT::i1)
11622     return LowerZERO_EXTEND_AVX512(Op, DAG);
11623
11624   if (Subtarget->hasFp256()) {
11625     SDValue Res = LowerAVXExtend(Op, DAG, Subtarget);
11626     if (Res.getNode())
11627       return Res;
11628   }
11629
11630   assert(!VT.is256BitVector() || !SVT.is128BitVector() ||
11631          VT.getVectorNumElements() != SVT.getVectorNumElements());
11632   return SDValue();
11633 }
11634
11635 SDValue X86TargetLowering::LowerTRUNCATE(SDValue Op, SelectionDAG &DAG) const {
11636   SDLoc DL(Op);
11637   MVT VT = Op.getSimpleValueType();
11638   SDValue In = Op.getOperand(0);
11639   MVT InVT = In.getSimpleValueType();
11640
11641   if (VT == MVT::i1) {
11642     assert((InVT.isInteger() && (InVT.getSizeInBits() <= 64)) &&
11643            "Invalid scalar TRUNCATE operation");
11644     if (InVT == MVT::i32)
11645       return SDValue();
11646     if (InVT.getSizeInBits() == 64)
11647       In = DAG.getNode(ISD::EXTRACT_SUBVECTOR, DL, MVT::i32, In);
11648     else if (InVT.getSizeInBits() < 32)
11649       In = DAG.getNode(ISD::ANY_EXTEND, DL, MVT::i32, In);
11650     return DAG.getNode(ISD::TRUNCATE, DL, VT, In);
11651   }
11652   assert(VT.getVectorNumElements() == InVT.getVectorNumElements() &&
11653          "Invalid TRUNCATE operation");
11654
11655   if (InVT.is512BitVector() || VT.getVectorElementType() == MVT::i1) {
11656     if (VT.getVectorElementType().getSizeInBits() >=8)
11657       return DAG.getNode(X86ISD::VTRUNC, DL, VT, In);
11658
11659     assert(VT.getVectorElementType() == MVT::i1 && "Unexpected vector type");
11660     unsigned NumElts = InVT.getVectorNumElements();
11661     assert ((NumElts == 8 || NumElts == 16) && "Unexpected vector type");
11662     if (InVT.getSizeInBits() < 512) {
11663       MVT ExtVT = (NumElts == 16)? MVT::v16i32 : MVT::v8i64;
11664       In = DAG.getNode(ISD::SIGN_EXTEND, DL, ExtVT, In);
11665       InVT = ExtVT;
11666     }
11667     
11668     SDValue Cst = DAG.getTargetConstant(1, InVT.getVectorElementType());
11669     const Constant *C = (dyn_cast<ConstantSDNode>(Cst))->getConstantIntValue();
11670     SDValue CP = DAG.getConstantPool(C, getPointerTy());
11671     unsigned Alignment = cast<ConstantPoolSDNode>(CP)->getAlignment();
11672     SDValue Ld = DAG.getLoad(Cst.getValueType(), DL, DAG.getEntryNode(), CP,
11673                            MachinePointerInfo::getConstantPool(),
11674                            false, false, false, Alignment);
11675     SDValue OneV = DAG.getNode(X86ISD::VBROADCAST, DL, InVT, Ld);
11676     SDValue And = DAG.getNode(ISD::AND, DL, InVT, OneV, In);
11677     return DAG.getNode(X86ISD::TESTM, DL, VT, And, And);
11678   }
11679
11680   if ((VT == MVT::v4i32) && (InVT == MVT::v4i64)) {
11681     // On AVX2, v4i64 -> v4i32 becomes VPERMD.
11682     if (Subtarget->hasInt256()) {
11683       static const int ShufMask[] = {0, 2, 4, 6, -1, -1, -1, -1};
11684       In = DAG.getNode(ISD::BITCAST, DL, MVT::v8i32, In);
11685       In = DAG.getVectorShuffle(MVT::v8i32, DL, In, DAG.getUNDEF(MVT::v8i32),
11686                                 ShufMask);
11687       return DAG.getNode(ISD::EXTRACT_SUBVECTOR, DL, VT, In,
11688                          DAG.getIntPtrConstant(0));
11689     }
11690
11691     SDValue OpLo = DAG.getNode(ISD::EXTRACT_SUBVECTOR, DL, MVT::v2i64, In,
11692                                DAG.getIntPtrConstant(0));
11693     SDValue OpHi = DAG.getNode(ISD::EXTRACT_SUBVECTOR, DL, MVT::v2i64, In,
11694                                DAG.getIntPtrConstant(2));
11695     OpLo = DAG.getNode(ISD::BITCAST, DL, MVT::v4i32, OpLo);
11696     OpHi = DAG.getNode(ISD::BITCAST, DL, MVT::v4i32, OpHi);
11697     static const int ShufMask[] = {0, 2, 4, 6};
11698     return DAG.getVectorShuffle(VT, DL, OpLo, OpHi, ShufMask);
11699   }
11700
11701   if ((VT == MVT::v8i16) && (InVT == MVT::v8i32)) {
11702     // On AVX2, v8i32 -> v8i16 becomed PSHUFB.
11703     if (Subtarget->hasInt256()) {
11704       In = DAG.getNode(ISD::BITCAST, DL, MVT::v32i8, In);
11705
11706       SmallVector<SDValue,32> pshufbMask;
11707       for (unsigned i = 0; i < 2; ++i) {
11708         pshufbMask.push_back(DAG.getConstant(0x0, MVT::i8));
11709         pshufbMask.push_back(DAG.getConstant(0x1, MVT::i8));
11710         pshufbMask.push_back(DAG.getConstant(0x4, MVT::i8));
11711         pshufbMask.push_back(DAG.getConstant(0x5, MVT::i8));
11712         pshufbMask.push_back(DAG.getConstant(0x8, MVT::i8));
11713         pshufbMask.push_back(DAG.getConstant(0x9, MVT::i8));
11714         pshufbMask.push_back(DAG.getConstant(0xc, MVT::i8));
11715         pshufbMask.push_back(DAG.getConstant(0xd, MVT::i8));
11716         for (unsigned j = 0; j < 8; ++j)
11717           pshufbMask.push_back(DAG.getConstant(0x80, MVT::i8));
11718       }
11719       SDValue BV = DAG.getNode(ISD::BUILD_VECTOR, DL, MVT::v32i8, pshufbMask);
11720       In = DAG.getNode(X86ISD::PSHUFB, DL, MVT::v32i8, In, BV);
11721       In = DAG.getNode(ISD::BITCAST, DL, MVT::v4i64, In);
11722
11723       static const int ShufMask[] = {0,  2,  -1,  -1};
11724       In = DAG.getVectorShuffle(MVT::v4i64, DL,  In, DAG.getUNDEF(MVT::v4i64),
11725                                 &ShufMask[0]);
11726       In = DAG.getNode(ISD::EXTRACT_SUBVECTOR, DL, MVT::v2i64, In,
11727                        DAG.getIntPtrConstant(0));
11728       return DAG.getNode(ISD::BITCAST, DL, VT, In);
11729     }
11730
11731     SDValue OpLo = DAG.getNode(ISD::EXTRACT_SUBVECTOR, DL, MVT::v4i32, In,
11732                                DAG.getIntPtrConstant(0));
11733
11734     SDValue OpHi = DAG.getNode(ISD::EXTRACT_SUBVECTOR, DL, MVT::v4i32, In,
11735                                DAG.getIntPtrConstant(4));
11736
11737     OpLo = DAG.getNode(ISD::BITCAST, DL, MVT::v16i8, OpLo);
11738     OpHi = DAG.getNode(ISD::BITCAST, DL, MVT::v16i8, OpHi);
11739
11740     // The PSHUFB mask:
11741     static const int ShufMask1[] = {0,  1,  4,  5,  8,  9, 12, 13,
11742                                    -1, -1, -1, -1, -1, -1, -1, -1};
11743
11744     SDValue Undef = DAG.getUNDEF(MVT::v16i8);
11745     OpLo = DAG.getVectorShuffle(MVT::v16i8, DL, OpLo, Undef, ShufMask1);
11746     OpHi = DAG.getVectorShuffle(MVT::v16i8, DL, OpHi, Undef, ShufMask1);
11747
11748     OpLo = DAG.getNode(ISD::BITCAST, DL, MVT::v4i32, OpLo);
11749     OpHi = DAG.getNode(ISD::BITCAST, DL, MVT::v4i32, OpHi);
11750
11751     // The MOVLHPS Mask:
11752     static const int ShufMask2[] = {0, 1, 4, 5};
11753     SDValue res = DAG.getVectorShuffle(MVT::v4i32, DL, OpLo, OpHi, ShufMask2);
11754     return DAG.getNode(ISD::BITCAST, DL, MVT::v8i16, res);
11755   }
11756
11757   // Handle truncation of V256 to V128 using shuffles.
11758   if (!VT.is128BitVector() || !InVT.is256BitVector())
11759     return SDValue();
11760
11761   assert(Subtarget->hasFp256() && "256-bit vector without AVX!");
11762
11763   unsigned NumElems = VT.getVectorNumElements();
11764   MVT NVT = MVT::getVectorVT(VT.getVectorElementType(), NumElems * 2);
11765
11766   SmallVector<int, 16> MaskVec(NumElems * 2, -1);
11767   // Prepare truncation shuffle mask
11768   for (unsigned i = 0; i != NumElems; ++i)
11769     MaskVec[i] = i * 2;
11770   SDValue V = DAG.getVectorShuffle(NVT, DL,
11771                                    DAG.getNode(ISD::BITCAST, DL, NVT, In),
11772                                    DAG.getUNDEF(NVT), &MaskVec[0]);
11773   return DAG.getNode(ISD::EXTRACT_SUBVECTOR, DL, VT, V,
11774                      DAG.getIntPtrConstant(0));
11775 }
11776
11777 SDValue X86TargetLowering::LowerFP_TO_SINT(SDValue Op,
11778                                            SelectionDAG &DAG) const {
11779   assert(!Op.getSimpleValueType().isVector());
11780
11781   std::pair<SDValue,SDValue> Vals = FP_TO_INTHelper(Op, DAG,
11782     /*IsSigned=*/ true, /*IsReplace=*/ false);
11783   SDValue FIST = Vals.first, StackSlot = Vals.second;
11784   // If FP_TO_INTHelper failed, the node is actually supposed to be Legal.
11785   if (!FIST.getNode()) return Op;
11786
11787   if (StackSlot.getNode())
11788     // Load the result.
11789     return DAG.getLoad(Op.getValueType(), SDLoc(Op),
11790                        FIST, StackSlot, MachinePointerInfo(),
11791                        false, false, false, 0);
11792
11793   // The node is the result.
11794   return FIST;
11795 }
11796
11797 SDValue X86TargetLowering::LowerFP_TO_UINT(SDValue Op,
11798                                            SelectionDAG &DAG) const {
11799   std::pair<SDValue,SDValue> Vals = FP_TO_INTHelper(Op, DAG,
11800     /*IsSigned=*/ false, /*IsReplace=*/ false);
11801   SDValue FIST = Vals.first, StackSlot = Vals.second;
11802   assert(FIST.getNode() && "Unexpected failure");
11803
11804   if (StackSlot.getNode())
11805     // Load the result.
11806     return DAG.getLoad(Op.getValueType(), SDLoc(Op),
11807                        FIST, StackSlot, MachinePointerInfo(),
11808                        false, false, false, 0);
11809
11810   // The node is the result.
11811   return FIST;
11812 }
11813
11814 static SDValue LowerFP_EXTEND(SDValue Op, SelectionDAG &DAG) {
11815   SDLoc DL(Op);
11816   MVT VT = Op.getSimpleValueType();
11817   SDValue In = Op.getOperand(0);
11818   MVT SVT = In.getSimpleValueType();
11819
11820   assert(SVT == MVT::v2f32 && "Only customize MVT::v2f32 type legalization!");
11821
11822   return DAG.getNode(X86ISD::VFPEXT, DL, VT,
11823                      DAG.getNode(ISD::CONCAT_VECTORS, DL, MVT::v4f32,
11824                                  In, DAG.getUNDEF(SVT)));
11825 }
11826
11827 static SDValue LowerFABS(SDValue Op, SelectionDAG &DAG) {
11828   LLVMContext *Context = DAG.getContext();
11829   SDLoc dl(Op);
11830   MVT VT = Op.getSimpleValueType();
11831   MVT EltVT = VT;
11832   unsigned NumElts = VT == MVT::f64 ? 2 : 4;
11833   if (VT.isVector()) {
11834     EltVT = VT.getVectorElementType();
11835     NumElts = VT.getVectorNumElements();
11836   }
11837   Constant *C;
11838   if (EltVT == MVT::f64)
11839     C = ConstantFP::get(*Context, APFloat(APFloat::IEEEdouble,
11840                                           APInt(64, ~(1ULL << 63))));
11841   else
11842     C = ConstantFP::get(*Context, APFloat(APFloat::IEEEsingle,
11843                                           APInt(32, ~(1U << 31))));
11844   C = ConstantVector::getSplat(NumElts, C);
11845   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
11846   SDValue CPIdx = DAG.getConstantPool(C, TLI.getPointerTy());
11847   unsigned Alignment = cast<ConstantPoolSDNode>(CPIdx)->getAlignment();
11848   SDValue Mask = DAG.getLoad(VT, dl, DAG.getEntryNode(), CPIdx,
11849                              MachinePointerInfo::getConstantPool(),
11850                              false, false, false, Alignment);
11851   if (VT.isVector()) {
11852     MVT ANDVT = VT.is128BitVector() ? MVT::v2i64 : MVT::v4i64;
11853     return DAG.getNode(ISD::BITCAST, dl, VT,
11854                        DAG.getNode(ISD::AND, dl, ANDVT,
11855                                    DAG.getNode(ISD::BITCAST, dl, ANDVT,
11856                                                Op.getOperand(0)),
11857                                    DAG.getNode(ISD::BITCAST, dl, ANDVT, Mask)));
11858   }
11859   return DAG.getNode(X86ISD::FAND, dl, VT, Op.getOperand(0), Mask);
11860 }
11861
11862 static SDValue LowerFNEG(SDValue Op, SelectionDAG &DAG) {
11863   LLVMContext *Context = DAG.getContext();
11864   SDLoc dl(Op);
11865   MVT VT = Op.getSimpleValueType();
11866   MVT EltVT = VT;
11867   unsigned NumElts = VT == MVT::f64 ? 2 : 4;
11868   if (VT.isVector()) {
11869     EltVT = VT.getVectorElementType();
11870     NumElts = VT.getVectorNumElements();
11871   }
11872   Constant *C;
11873   if (EltVT == MVT::f64)
11874     C = ConstantFP::get(*Context, APFloat(APFloat::IEEEdouble,
11875                                           APInt(64, 1ULL << 63)));
11876   else
11877     C = ConstantFP::get(*Context, APFloat(APFloat::IEEEsingle,
11878                                           APInt(32, 1U << 31)));
11879   C = ConstantVector::getSplat(NumElts, C);
11880   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
11881   SDValue CPIdx = DAG.getConstantPool(C, TLI.getPointerTy());
11882   unsigned Alignment = cast<ConstantPoolSDNode>(CPIdx)->getAlignment();
11883   SDValue Mask = DAG.getLoad(VT, dl, DAG.getEntryNode(), CPIdx,
11884                              MachinePointerInfo::getConstantPool(),
11885                              false, false, false, Alignment);
11886   if (VT.isVector()) {
11887     MVT XORVT = MVT::getVectorVT(MVT::i64, VT.getSizeInBits()/64);
11888     return DAG.getNode(ISD::BITCAST, dl, VT,
11889                        DAG.getNode(ISD::XOR, dl, XORVT,
11890                                    DAG.getNode(ISD::BITCAST, dl, XORVT,
11891                                                Op.getOperand(0)),
11892                                    DAG.getNode(ISD::BITCAST, dl, XORVT, Mask)));
11893   }
11894
11895   return DAG.getNode(X86ISD::FXOR, dl, VT, Op.getOperand(0), Mask);
11896 }
11897
11898 static SDValue LowerFCOPYSIGN(SDValue Op, SelectionDAG &DAG) {
11899   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
11900   LLVMContext *Context = DAG.getContext();
11901   SDValue Op0 = Op.getOperand(0);
11902   SDValue Op1 = Op.getOperand(1);
11903   SDLoc dl(Op);
11904   MVT VT = Op.getSimpleValueType();
11905   MVT SrcVT = Op1.getSimpleValueType();
11906
11907   // If second operand is smaller, extend it first.
11908   if (SrcVT.bitsLT(VT)) {
11909     Op1 = DAG.getNode(ISD::FP_EXTEND, dl, VT, Op1);
11910     SrcVT = VT;
11911   }
11912   // And if it is bigger, shrink it first.
11913   if (SrcVT.bitsGT(VT)) {
11914     Op1 = DAG.getNode(ISD::FP_ROUND, dl, VT, Op1, DAG.getIntPtrConstant(1));
11915     SrcVT = VT;
11916   }
11917
11918   // At this point the operands and the result should have the same
11919   // type, and that won't be f80 since that is not custom lowered.
11920
11921   // First get the sign bit of second operand.
11922   SmallVector<Constant*,4> CV;
11923   if (SrcVT == MVT::f64) {
11924     const fltSemantics &Sem = APFloat::IEEEdouble;
11925     CV.push_back(ConstantFP::get(*Context, APFloat(Sem, APInt(64, 1ULL << 63))));
11926     CV.push_back(ConstantFP::get(*Context, APFloat(Sem, APInt(64, 0))));
11927   } else {
11928     const fltSemantics &Sem = APFloat::IEEEsingle;
11929     CV.push_back(ConstantFP::get(*Context, APFloat(Sem, APInt(32, 1U << 31))));
11930     CV.push_back(ConstantFP::get(*Context, APFloat(Sem, APInt(32, 0))));
11931     CV.push_back(ConstantFP::get(*Context, APFloat(Sem, APInt(32, 0))));
11932     CV.push_back(ConstantFP::get(*Context, APFloat(Sem, APInt(32, 0))));
11933   }
11934   Constant *C = ConstantVector::get(CV);
11935   SDValue CPIdx = DAG.getConstantPool(C, TLI.getPointerTy(), 16);
11936   SDValue Mask1 = DAG.getLoad(SrcVT, dl, DAG.getEntryNode(), CPIdx,
11937                               MachinePointerInfo::getConstantPool(),
11938                               false, false, false, 16);
11939   SDValue SignBit = DAG.getNode(X86ISD::FAND, dl, SrcVT, Op1, Mask1);
11940
11941   // Shift sign bit right or left if the two operands have different types.
11942   if (SrcVT.bitsGT(VT)) {
11943     // Op0 is MVT::f32, Op1 is MVT::f64.
11944     SignBit = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, MVT::v2f64, SignBit);
11945     SignBit = DAG.getNode(X86ISD::FSRL, dl, MVT::v2f64, SignBit,
11946                           DAG.getConstant(32, MVT::i32));
11947     SignBit = DAG.getNode(ISD::BITCAST, dl, MVT::v4f32, SignBit);
11948     SignBit = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::f32, SignBit,
11949                           DAG.getIntPtrConstant(0));
11950   }
11951
11952   // Clear first operand sign bit.
11953   CV.clear();
11954   if (VT == MVT::f64) {
11955     const fltSemantics &Sem = APFloat::IEEEdouble;
11956     CV.push_back(ConstantFP::get(*Context, APFloat(Sem,
11957                                                    APInt(64, ~(1ULL << 63)))));
11958     CV.push_back(ConstantFP::get(*Context, APFloat(Sem, APInt(64, 0))));
11959   } else {
11960     const fltSemantics &Sem = APFloat::IEEEsingle;
11961     CV.push_back(ConstantFP::get(*Context, APFloat(Sem,
11962                                                    APInt(32, ~(1U << 31)))));
11963     CV.push_back(ConstantFP::get(*Context, APFloat(Sem, APInt(32, 0))));
11964     CV.push_back(ConstantFP::get(*Context, APFloat(Sem, APInt(32, 0))));
11965     CV.push_back(ConstantFP::get(*Context, APFloat(Sem, APInt(32, 0))));
11966   }
11967   C = ConstantVector::get(CV);
11968   CPIdx = DAG.getConstantPool(C, TLI.getPointerTy(), 16);
11969   SDValue Mask2 = DAG.getLoad(VT, dl, DAG.getEntryNode(), CPIdx,
11970                               MachinePointerInfo::getConstantPool(),
11971                               false, false, false, 16);
11972   SDValue Val = DAG.getNode(X86ISD::FAND, dl, VT, Op0, Mask2);
11973
11974   // Or the value with the sign bit.
11975   return DAG.getNode(X86ISD::FOR, dl, VT, Val, SignBit);
11976 }
11977
11978 static SDValue LowerFGETSIGN(SDValue Op, SelectionDAG &DAG) {
11979   SDValue N0 = Op.getOperand(0);
11980   SDLoc dl(Op);
11981   MVT VT = Op.getSimpleValueType();
11982
11983   // Lower ISD::FGETSIGN to (AND (X86ISD::FGETSIGNx86 ...) 1).
11984   SDValue xFGETSIGN = DAG.getNode(X86ISD::FGETSIGNx86, dl, VT, N0,
11985                                   DAG.getConstant(1, VT));
11986   return DAG.getNode(ISD::AND, dl, VT, xFGETSIGN, DAG.getConstant(1, VT));
11987 }
11988
11989 // LowerVectorAllZeroTest - Check whether an OR'd tree is PTEST-able.
11990 //
11991 static SDValue LowerVectorAllZeroTest(SDValue Op, const X86Subtarget *Subtarget,
11992                                       SelectionDAG &DAG) {
11993   assert(Op.getOpcode() == ISD::OR && "Only check OR'd tree.");
11994
11995   if (!Subtarget->hasSSE41())
11996     return SDValue();
11997
11998   if (!Op->hasOneUse())
11999     return SDValue();
12000
12001   SDNode *N = Op.getNode();
12002   SDLoc DL(N);
12003
12004   SmallVector<SDValue, 8> Opnds;
12005   DenseMap<SDValue, unsigned> VecInMap;
12006   SmallVector<SDValue, 8> VecIns;
12007   EVT VT = MVT::Other;
12008
12009   // Recognize a special case where a vector is casted into wide integer to
12010   // test all 0s.
12011   Opnds.push_back(N->getOperand(0));
12012   Opnds.push_back(N->getOperand(1));
12013
12014   for (unsigned Slot = 0, e = Opnds.size(); Slot < e; ++Slot) {
12015     SmallVectorImpl<SDValue>::const_iterator I = Opnds.begin() + Slot;
12016     // BFS traverse all OR'd operands.
12017     if (I->getOpcode() == ISD::OR) {
12018       Opnds.push_back(I->getOperand(0));
12019       Opnds.push_back(I->getOperand(1));
12020       // Re-evaluate the number of nodes to be traversed.
12021       e += 2; // 2 more nodes (LHS and RHS) are pushed.
12022       continue;
12023     }
12024
12025     // Quit if a non-EXTRACT_VECTOR_ELT
12026     if (I->getOpcode() != ISD::EXTRACT_VECTOR_ELT)
12027       return SDValue();
12028
12029     // Quit if without a constant index.
12030     SDValue Idx = I->getOperand(1);
12031     if (!isa<ConstantSDNode>(Idx))
12032       return SDValue();
12033
12034     SDValue ExtractedFromVec = I->getOperand(0);
12035     DenseMap<SDValue, unsigned>::iterator M = VecInMap.find(ExtractedFromVec);
12036     if (M == VecInMap.end()) {
12037       VT = ExtractedFromVec.getValueType();
12038       // Quit if not 128/256-bit vector.
12039       if (!VT.is128BitVector() && !VT.is256BitVector())
12040         return SDValue();
12041       // Quit if not the same type.
12042       if (VecInMap.begin() != VecInMap.end() &&
12043           VT != VecInMap.begin()->first.getValueType())
12044         return SDValue();
12045       M = VecInMap.insert(std::make_pair(ExtractedFromVec, 0)).first;
12046       VecIns.push_back(ExtractedFromVec);
12047     }
12048     M->second |= 1U << cast<ConstantSDNode>(Idx)->getZExtValue();
12049   }
12050
12051   assert((VT.is128BitVector() || VT.is256BitVector()) &&
12052          "Not extracted from 128-/256-bit vector.");
12053
12054   unsigned FullMask = (1U << VT.getVectorNumElements()) - 1U;
12055
12056   for (DenseMap<SDValue, unsigned>::const_iterator
12057         I = VecInMap.begin(), E = VecInMap.end(); I != E; ++I) {
12058     // Quit if not all elements are used.
12059     if (I->second != FullMask)
12060       return SDValue();
12061   }
12062
12063   EVT TestVT = VT.is128BitVector() ? MVT::v2i64 : MVT::v4i64;
12064
12065   // Cast all vectors into TestVT for PTEST.
12066   for (unsigned i = 0, e = VecIns.size(); i < e; ++i)
12067     VecIns[i] = DAG.getNode(ISD::BITCAST, DL, TestVT, VecIns[i]);
12068
12069   // If more than one full vectors are evaluated, OR them first before PTEST.
12070   for (unsigned Slot = 0, e = VecIns.size(); e - Slot > 1; Slot += 2, e += 1) {
12071     // Each iteration will OR 2 nodes and append the result until there is only
12072     // 1 node left, i.e. the final OR'd value of all vectors.
12073     SDValue LHS = VecIns[Slot];
12074     SDValue RHS = VecIns[Slot + 1];
12075     VecIns.push_back(DAG.getNode(ISD::OR, DL, TestVT, LHS, RHS));
12076   }
12077
12078   return DAG.getNode(X86ISD::PTEST, DL, MVT::i32,
12079                      VecIns.back(), VecIns.back());
12080 }
12081
12082 /// \brief return true if \c Op has a use that doesn't just read flags.
12083 static bool hasNonFlagsUse(SDValue Op) {
12084   for (SDNode::use_iterator UI = Op->use_begin(), UE = Op->use_end(); UI != UE;
12085        ++UI) {
12086     SDNode *User = *UI;
12087     unsigned UOpNo = UI.getOperandNo();
12088     if (User->getOpcode() == ISD::TRUNCATE && User->hasOneUse()) {
12089       // Look pass truncate.
12090       UOpNo = User->use_begin().getOperandNo();
12091       User = *User->use_begin();
12092     }
12093
12094     if (User->getOpcode() != ISD::BRCOND && User->getOpcode() != ISD::SETCC &&
12095         !(User->getOpcode() == ISD::SELECT && UOpNo == 0))
12096       return true;
12097   }
12098   return false;
12099 }
12100
12101 /// Emit nodes that will be selected as "test Op0,Op0", or something
12102 /// equivalent.
12103 SDValue X86TargetLowering::EmitTest(SDValue Op, unsigned X86CC, SDLoc dl,
12104                                     SelectionDAG &DAG) const {
12105   if (Op.getValueType() == MVT::i1)
12106     // KORTEST instruction should be selected
12107     return DAG.getNode(X86ISD::CMP, dl, MVT::i32, Op,
12108                        DAG.getConstant(0, Op.getValueType()));
12109
12110   // CF and OF aren't always set the way we want. Determine which
12111   // of these we need.
12112   bool NeedCF = false;
12113   bool NeedOF = false;
12114   switch (X86CC) {
12115   default: break;
12116   case X86::COND_A: case X86::COND_AE:
12117   case X86::COND_B: case X86::COND_BE:
12118     NeedCF = true;
12119     break;
12120   case X86::COND_G: case X86::COND_GE:
12121   case X86::COND_L: case X86::COND_LE:
12122   case X86::COND_O: case X86::COND_NO: {
12123     // Check if we really need to set the
12124     // Overflow flag. If NoSignedWrap is present
12125     // that is not actually needed.
12126     switch (Op->getOpcode()) {
12127     case ISD::ADD:
12128     case ISD::SUB:
12129     case ISD::MUL:
12130     case ISD::SHL: {
12131       const BinaryWithFlagsSDNode *BinNode =
12132           cast<BinaryWithFlagsSDNode>(Op.getNode());
12133       if (BinNode->hasNoSignedWrap())
12134         break;
12135     }
12136     default:
12137       NeedOF = true;
12138       break;
12139     }
12140     break;
12141   }
12142   }
12143   // See if we can use the EFLAGS value from the operand instead of
12144   // doing a separate TEST. TEST always sets OF and CF to 0, so unless
12145   // we prove that the arithmetic won't overflow, we can't use OF or CF.
12146   if (Op.getResNo() != 0 || NeedOF || NeedCF) {
12147     // Emit a CMP with 0, which is the TEST pattern.
12148     //if (Op.getValueType() == MVT::i1)
12149     //  return DAG.getNode(X86ISD::CMP, dl, MVT::i1, Op,
12150     //                     DAG.getConstant(0, MVT::i1));
12151     return DAG.getNode(X86ISD::CMP, dl, MVT::i32, Op,
12152                        DAG.getConstant(0, Op.getValueType()));
12153   }
12154   unsigned Opcode = 0;
12155   unsigned NumOperands = 0;
12156
12157   // Truncate operations may prevent the merge of the SETCC instruction
12158   // and the arithmetic instruction before it. Attempt to truncate the operands
12159   // of the arithmetic instruction and use a reduced bit-width instruction.
12160   bool NeedTruncation = false;
12161   SDValue ArithOp = Op;
12162   if (Op->getOpcode() == ISD::TRUNCATE && Op->hasOneUse()) {
12163     SDValue Arith = Op->getOperand(0);
12164     // Both the trunc and the arithmetic op need to have one user each.
12165     if (Arith->hasOneUse())
12166       switch (Arith.getOpcode()) {
12167         default: break;
12168         case ISD::ADD:
12169         case ISD::SUB:
12170         case ISD::AND:
12171         case ISD::OR:
12172         case ISD::XOR: {
12173           NeedTruncation = true;
12174           ArithOp = Arith;
12175         }
12176       }
12177   }
12178
12179   // NOTICE: In the code below we use ArithOp to hold the arithmetic operation
12180   // which may be the result of a CAST.  We use the variable 'Op', which is the
12181   // non-casted variable when we check for possible users.
12182   switch (ArithOp.getOpcode()) {
12183   case ISD::ADD:
12184     // Due to an isel shortcoming, be conservative if this add is likely to be
12185     // selected as part of a load-modify-store instruction. When the root node
12186     // in a match is a store, isel doesn't know how to remap non-chain non-flag
12187     // uses of other nodes in the match, such as the ADD in this case. This
12188     // leads to the ADD being left around and reselected, with the result being
12189     // two adds in the output.  Alas, even if none our users are stores, that
12190     // doesn't prove we're O.K.  Ergo, if we have any parents that aren't
12191     // CopyToReg or SETCC, eschew INC/DEC.  A better fix seems to require
12192     // climbing the DAG back to the root, and it doesn't seem to be worth the
12193     // effort.
12194     for (SDNode::use_iterator UI = Op.getNode()->use_begin(),
12195          UE = Op.getNode()->use_end(); UI != UE; ++UI)
12196       if (UI->getOpcode() != ISD::CopyToReg &&
12197           UI->getOpcode() != ISD::SETCC &&
12198           UI->getOpcode() != ISD::STORE)
12199         goto default_case;
12200
12201     if (ConstantSDNode *C =
12202         dyn_cast<ConstantSDNode>(ArithOp.getNode()->getOperand(1))) {
12203       // An add of one will be selected as an INC.
12204       if (C->getAPIntValue() == 1 && !Subtarget->slowIncDec()) {
12205         Opcode = X86ISD::INC;
12206         NumOperands = 1;
12207         break;
12208       }
12209
12210       // An add of negative one (subtract of one) will be selected as a DEC.
12211       if (C->getAPIntValue().isAllOnesValue() && !Subtarget->slowIncDec()) {
12212         Opcode = X86ISD::DEC;
12213         NumOperands = 1;
12214         break;
12215       }
12216     }
12217
12218     // Otherwise use a regular EFLAGS-setting add.
12219     Opcode = X86ISD::ADD;
12220     NumOperands = 2;
12221     break;
12222   case ISD::SHL:
12223   case ISD::SRL:
12224     // If we have a constant logical shift that's only used in a comparison
12225     // against zero turn it into an equivalent AND. This allows turning it into
12226     // a TEST instruction later.
12227     if ((X86CC == X86::COND_E || X86CC == X86::COND_NE) && Op->hasOneUse() &&
12228         isa<ConstantSDNode>(Op->getOperand(1)) && !hasNonFlagsUse(Op)) {
12229       EVT VT = Op.getValueType();
12230       unsigned BitWidth = VT.getSizeInBits();
12231       unsigned ShAmt = Op->getConstantOperandVal(1);
12232       if (ShAmt >= BitWidth) // Avoid undefined shifts.
12233         break;
12234       APInt Mask = ArithOp.getOpcode() == ISD::SRL
12235                        ? APInt::getHighBitsSet(BitWidth, BitWidth - ShAmt)
12236                        : APInt::getLowBitsSet(BitWidth, BitWidth - ShAmt);
12237       if (!Mask.isSignedIntN(32)) // Avoid large immediates.
12238         break;
12239       SDValue New = DAG.getNode(ISD::AND, dl, VT, Op->getOperand(0),
12240                                 DAG.getConstant(Mask, VT));
12241       DAG.ReplaceAllUsesWith(Op, New);
12242       Op = New;
12243     }
12244     break;
12245
12246   case ISD::AND:
12247     // If the primary and result isn't used, don't bother using X86ISD::AND,
12248     // because a TEST instruction will be better.
12249     if (!hasNonFlagsUse(Op))
12250       break;
12251     // FALL THROUGH
12252   case ISD::SUB:
12253   case ISD::OR:
12254   case ISD::XOR:
12255     // Due to the ISEL shortcoming noted above, be conservative if this op is
12256     // likely to be selected as part of a load-modify-store instruction.
12257     for (SDNode::use_iterator UI = Op.getNode()->use_begin(),
12258            UE = Op.getNode()->use_end(); UI != UE; ++UI)
12259       if (UI->getOpcode() == ISD::STORE)
12260         goto default_case;
12261
12262     // Otherwise use a regular EFLAGS-setting instruction.
12263     switch (ArithOp.getOpcode()) {
12264     default: llvm_unreachable("unexpected operator!");
12265     case ISD::SUB: Opcode = X86ISD::SUB; break;
12266     case ISD::XOR: Opcode = X86ISD::XOR; break;
12267     case ISD::AND: Opcode = X86ISD::AND; break;
12268     case ISD::OR: {
12269       if (!NeedTruncation && (X86CC == X86::COND_E || X86CC == X86::COND_NE)) {
12270         SDValue EFLAGS = LowerVectorAllZeroTest(Op, Subtarget, DAG);
12271         if (EFLAGS.getNode())
12272           return EFLAGS;
12273       }
12274       Opcode = X86ISD::OR;
12275       break;
12276     }
12277     }
12278
12279     NumOperands = 2;
12280     break;
12281   case X86ISD::ADD:
12282   case X86ISD::SUB:
12283   case X86ISD::INC:
12284   case X86ISD::DEC:
12285   case X86ISD::OR:
12286   case X86ISD::XOR:
12287   case X86ISD::AND:
12288     return SDValue(Op.getNode(), 1);
12289   default:
12290   default_case:
12291     break;
12292   }
12293
12294   // If we found that truncation is beneficial, perform the truncation and
12295   // update 'Op'.
12296   if (NeedTruncation) {
12297     EVT VT = Op.getValueType();
12298     SDValue WideVal = Op->getOperand(0);
12299     EVT WideVT = WideVal.getValueType();
12300     unsigned ConvertedOp = 0;
12301     // Use a target machine opcode to prevent further DAGCombine
12302     // optimizations that may separate the arithmetic operations
12303     // from the setcc node.
12304     switch (WideVal.getOpcode()) {
12305       default: break;
12306       case ISD::ADD: ConvertedOp = X86ISD::ADD; break;
12307       case ISD::SUB: ConvertedOp = X86ISD::SUB; break;
12308       case ISD::AND: ConvertedOp = X86ISD::AND; break;
12309       case ISD::OR:  ConvertedOp = X86ISD::OR;  break;
12310       case ISD::XOR: ConvertedOp = X86ISD::XOR; break;
12311     }
12312
12313     if (ConvertedOp) {
12314       const TargetLowering &TLI = DAG.getTargetLoweringInfo();
12315       if (TLI.isOperationLegal(WideVal.getOpcode(), WideVT)) {
12316         SDValue V0 = DAG.getNode(ISD::TRUNCATE, dl, VT, WideVal.getOperand(0));
12317         SDValue V1 = DAG.getNode(ISD::TRUNCATE, dl, VT, WideVal.getOperand(1));
12318         Op = DAG.getNode(ConvertedOp, dl, VT, V0, V1);
12319       }
12320     }
12321   }
12322
12323   if (Opcode == 0)
12324     // Emit a CMP with 0, which is the TEST pattern.
12325     return DAG.getNode(X86ISD::CMP, dl, MVT::i32, Op,
12326                        DAG.getConstant(0, Op.getValueType()));
12327
12328   SDVTList VTs = DAG.getVTList(Op.getValueType(), MVT::i32);
12329   SmallVector<SDValue, 4> Ops;
12330   for (unsigned i = 0; i != NumOperands; ++i)
12331     Ops.push_back(Op.getOperand(i));
12332
12333   SDValue New = DAG.getNode(Opcode, dl, VTs, Ops);
12334   DAG.ReplaceAllUsesWith(Op, New);
12335   return SDValue(New.getNode(), 1);
12336 }
12337
12338 /// Emit nodes that will be selected as "cmp Op0,Op1", or something
12339 /// equivalent.
12340 SDValue X86TargetLowering::EmitCmp(SDValue Op0, SDValue Op1, unsigned X86CC,
12341                                    SDLoc dl, SelectionDAG &DAG) const {
12342   if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op1)) {
12343     if (C->getAPIntValue() == 0)
12344       return EmitTest(Op0, X86CC, dl, DAG);
12345
12346      if (Op0.getValueType() == MVT::i1)
12347        llvm_unreachable("Unexpected comparison operation for MVT::i1 operands");
12348   }
12349  
12350   if ((Op0.getValueType() == MVT::i8 || Op0.getValueType() == MVT::i16 ||
12351        Op0.getValueType() == MVT::i32 || Op0.getValueType() == MVT::i64)) {
12352     // Do the comparison at i32 if it's smaller, besides the Atom case. 
12353     // This avoids subregister aliasing issues. Keep the smaller reference 
12354     // if we're optimizing for size, however, as that'll allow better folding 
12355     // of memory operations.
12356     if (Op0.getValueType() != MVT::i32 && Op0.getValueType() != MVT::i64 &&
12357         !DAG.getMachineFunction().getFunction()->getAttributes().hasAttribute(
12358              AttributeSet::FunctionIndex, Attribute::MinSize) &&
12359         !Subtarget->isAtom()) {
12360       unsigned ExtendOp =
12361           isX86CCUnsigned(X86CC) ? ISD::ZERO_EXTEND : ISD::SIGN_EXTEND;
12362       Op0 = DAG.getNode(ExtendOp, dl, MVT::i32, Op0);
12363       Op1 = DAG.getNode(ExtendOp, dl, MVT::i32, Op1);
12364     }
12365     // Use SUB instead of CMP to enable CSE between SUB and CMP.
12366     SDVTList VTs = DAG.getVTList(Op0.getValueType(), MVT::i32);
12367     SDValue Sub = DAG.getNode(X86ISD::SUB, dl, VTs,
12368                               Op0, Op1);
12369     return SDValue(Sub.getNode(), 1);
12370   }
12371   return DAG.getNode(X86ISD::CMP, dl, MVT::i32, Op0, Op1);
12372 }
12373
12374 /// Convert a comparison if required by the subtarget.
12375 SDValue X86TargetLowering::ConvertCmpIfNecessary(SDValue Cmp,
12376                                                  SelectionDAG &DAG) const {
12377   // If the subtarget does not support the FUCOMI instruction, floating-point
12378   // comparisons have to be converted.
12379   if (Subtarget->hasCMov() ||
12380       Cmp.getOpcode() != X86ISD::CMP ||
12381       !Cmp.getOperand(0).getValueType().isFloatingPoint() ||
12382       !Cmp.getOperand(1).getValueType().isFloatingPoint())
12383     return Cmp;
12384
12385   // The instruction selector will select an FUCOM instruction instead of
12386   // FUCOMI, which writes the comparison result to FPSW instead of EFLAGS. Hence
12387   // build an SDNode sequence that transfers the result from FPSW into EFLAGS:
12388   // (X86sahf (trunc (srl (X86fp_stsw (trunc (X86cmp ...)), 8))))
12389   SDLoc dl(Cmp);
12390   SDValue TruncFPSW = DAG.getNode(ISD::TRUNCATE, dl, MVT::i16, Cmp);
12391   SDValue FNStSW = DAG.getNode(X86ISD::FNSTSW16r, dl, MVT::i16, TruncFPSW);
12392   SDValue Srl = DAG.getNode(ISD::SRL, dl, MVT::i16, FNStSW,
12393                             DAG.getConstant(8, MVT::i8));
12394   SDValue TruncSrl = DAG.getNode(ISD::TRUNCATE, dl, MVT::i8, Srl);
12395   return DAG.getNode(X86ISD::SAHF, dl, MVT::i32, TruncSrl);
12396 }
12397
12398 static bool isAllOnes(SDValue V) {
12399   ConstantSDNode *C = dyn_cast<ConstantSDNode>(V);
12400   return C && C->isAllOnesValue();
12401 }
12402
12403 /// LowerToBT - Result of 'and' is compared against zero. Turn it into a BT node
12404 /// if it's possible.
12405 SDValue X86TargetLowering::LowerToBT(SDValue And, ISD::CondCode CC,
12406                                      SDLoc dl, SelectionDAG &DAG) const {
12407   SDValue Op0 = And.getOperand(0);
12408   SDValue Op1 = And.getOperand(1);
12409   if (Op0.getOpcode() == ISD::TRUNCATE)
12410     Op0 = Op0.getOperand(0);
12411   if (Op1.getOpcode() == ISD::TRUNCATE)
12412     Op1 = Op1.getOperand(0);
12413
12414   SDValue LHS, RHS;
12415   if (Op1.getOpcode() == ISD::SHL)
12416     std::swap(Op0, Op1);
12417   if (Op0.getOpcode() == ISD::SHL) {
12418     if (ConstantSDNode *And00C = dyn_cast<ConstantSDNode>(Op0.getOperand(0)))
12419       if (And00C->getZExtValue() == 1) {
12420         // If we looked past a truncate, check that it's only truncating away
12421         // known zeros.
12422         unsigned BitWidth = Op0.getValueSizeInBits();
12423         unsigned AndBitWidth = And.getValueSizeInBits();
12424         if (BitWidth > AndBitWidth) {
12425           APInt Zeros, Ones;
12426           DAG.computeKnownBits(Op0, Zeros, Ones);
12427           if (Zeros.countLeadingOnes() < BitWidth - AndBitWidth)
12428             return SDValue();
12429         }
12430         LHS = Op1;
12431         RHS = Op0.getOperand(1);
12432       }
12433   } else if (Op1.getOpcode() == ISD::Constant) {
12434     ConstantSDNode *AndRHS = cast<ConstantSDNode>(Op1);
12435     uint64_t AndRHSVal = AndRHS->getZExtValue();
12436     SDValue AndLHS = Op0;
12437
12438     if (AndRHSVal == 1 && AndLHS.getOpcode() == ISD::SRL) {
12439       LHS = AndLHS.getOperand(0);
12440       RHS = AndLHS.getOperand(1);
12441     }
12442
12443     // Use BT if the immediate can't be encoded in a TEST instruction.
12444     if (!isUInt<32>(AndRHSVal) && isPowerOf2_64(AndRHSVal)) {
12445       LHS = AndLHS;
12446       RHS = DAG.getConstant(Log2_64_Ceil(AndRHSVal), LHS.getValueType());
12447     }
12448   }
12449
12450   if (LHS.getNode()) {
12451     // If LHS is i8, promote it to i32 with any_extend.  There is no i8 BT
12452     // instruction.  Since the shift amount is in-range-or-undefined, we know
12453     // that doing a bittest on the i32 value is ok.  We extend to i32 because
12454     // the encoding for the i16 version is larger than the i32 version.
12455     // Also promote i16 to i32 for performance / code size reason.
12456     if (LHS.getValueType() == MVT::i8 ||
12457         LHS.getValueType() == MVT::i16)
12458       LHS = DAG.getNode(ISD::ANY_EXTEND, dl, MVT::i32, LHS);
12459
12460     // If the operand types disagree, extend the shift amount to match.  Since
12461     // BT ignores high bits (like shifts) we can use anyextend.
12462     if (LHS.getValueType() != RHS.getValueType())
12463       RHS = DAG.getNode(ISD::ANY_EXTEND, dl, LHS.getValueType(), RHS);
12464
12465     SDValue BT = DAG.getNode(X86ISD::BT, dl, MVT::i32, LHS, RHS);
12466     X86::CondCode Cond = CC == ISD::SETEQ ? X86::COND_AE : X86::COND_B;
12467     return DAG.getNode(X86ISD::SETCC, dl, MVT::i8,
12468                        DAG.getConstant(Cond, MVT::i8), BT);
12469   }
12470
12471   return SDValue();
12472 }
12473
12474 /// \brief - Turns an ISD::CondCode into a value suitable for SSE floating point
12475 /// mask CMPs.
12476 static int translateX86FSETCC(ISD::CondCode SetCCOpcode, SDValue &Op0,
12477                               SDValue &Op1) {
12478   unsigned SSECC;
12479   bool Swap = false;
12480
12481   // SSE Condition code mapping:
12482   //  0 - EQ
12483   //  1 - LT
12484   //  2 - LE
12485   //  3 - UNORD
12486   //  4 - NEQ
12487   //  5 - NLT
12488   //  6 - NLE
12489   //  7 - ORD
12490   switch (SetCCOpcode) {
12491   default: llvm_unreachable("Unexpected SETCC condition");
12492   case ISD::SETOEQ:
12493   case ISD::SETEQ:  SSECC = 0; break;
12494   case ISD::SETOGT:
12495   case ISD::SETGT:  Swap = true; // Fallthrough
12496   case ISD::SETLT:
12497   case ISD::SETOLT: SSECC = 1; break;
12498   case ISD::SETOGE:
12499   case ISD::SETGE:  Swap = true; // Fallthrough
12500   case ISD::SETLE:
12501   case ISD::SETOLE: SSECC = 2; break;
12502   case ISD::SETUO:  SSECC = 3; break;
12503   case ISD::SETUNE:
12504   case ISD::SETNE:  SSECC = 4; break;
12505   case ISD::SETULE: Swap = true; // Fallthrough
12506   case ISD::SETUGE: SSECC = 5; break;
12507   case ISD::SETULT: Swap = true; // Fallthrough
12508   case ISD::SETUGT: SSECC = 6; break;
12509   case ISD::SETO:   SSECC = 7; break;
12510   case ISD::SETUEQ:
12511   case ISD::SETONE: SSECC = 8; break;
12512   }
12513   if (Swap)
12514     std::swap(Op0, Op1);
12515
12516   return SSECC;
12517 }
12518
12519 // Lower256IntVSETCC - Break a VSETCC 256-bit integer VSETCC into two new 128
12520 // ones, and then concatenate the result back.
12521 static SDValue Lower256IntVSETCC(SDValue Op, SelectionDAG &DAG) {
12522   MVT VT = Op.getSimpleValueType();
12523
12524   assert(VT.is256BitVector() && Op.getOpcode() == ISD::SETCC &&
12525          "Unsupported value type for operation");
12526
12527   unsigned NumElems = VT.getVectorNumElements();
12528   SDLoc dl(Op);
12529   SDValue CC = Op.getOperand(2);
12530
12531   // Extract the LHS vectors
12532   SDValue LHS = Op.getOperand(0);
12533   SDValue LHS1 = Extract128BitVector(LHS, 0, DAG, dl);
12534   SDValue LHS2 = Extract128BitVector(LHS, NumElems/2, DAG, dl);
12535
12536   // Extract the RHS vectors
12537   SDValue RHS = Op.getOperand(1);
12538   SDValue RHS1 = Extract128BitVector(RHS, 0, DAG, dl);
12539   SDValue RHS2 = Extract128BitVector(RHS, NumElems/2, DAG, dl);
12540
12541   // Issue the operation on the smaller types and concatenate the result back
12542   MVT EltVT = VT.getVectorElementType();
12543   MVT NewVT = MVT::getVectorVT(EltVT, NumElems/2);
12544   return DAG.getNode(ISD::CONCAT_VECTORS, dl, VT,
12545                      DAG.getNode(Op.getOpcode(), dl, NewVT, LHS1, RHS1, CC),
12546                      DAG.getNode(Op.getOpcode(), dl, NewVT, LHS2, RHS2, CC));
12547 }
12548
12549 static SDValue LowerIntVSETCC_AVX512(SDValue Op, SelectionDAG &DAG,
12550                                      const X86Subtarget *Subtarget) {
12551   SDValue Op0 = Op.getOperand(0);
12552   SDValue Op1 = Op.getOperand(1);
12553   SDValue CC = Op.getOperand(2);
12554   MVT VT = Op.getSimpleValueType();
12555   SDLoc dl(Op);
12556
12557   assert(Op0.getValueType().getVectorElementType().getSizeInBits() >= 32 &&
12558          Op.getValueType().getScalarType() == MVT::i1 &&
12559          "Cannot set masked compare for this operation");
12560
12561   ISD::CondCode SetCCOpcode = cast<CondCodeSDNode>(CC)->get();
12562   unsigned  Opc = 0;
12563   bool Unsigned = false;
12564   bool Swap = false;
12565   unsigned SSECC;
12566   switch (SetCCOpcode) {
12567   default: llvm_unreachable("Unexpected SETCC condition");
12568   case ISD::SETNE:  SSECC = 4; break;
12569   case ISD::SETEQ:  Opc = X86ISD::PCMPEQM; break;
12570   case ISD::SETUGT: SSECC = 6; Unsigned = true; break;
12571   case ISD::SETLT:  Swap = true; //fall-through
12572   case ISD::SETGT:  Opc = X86ISD::PCMPGTM; break;
12573   case ISD::SETULT: SSECC = 1; Unsigned = true; break;
12574   case ISD::SETUGE: SSECC = 5; Unsigned = true; break; //NLT
12575   case ISD::SETGE:  Swap = true; SSECC = 2; break; // LE + swap
12576   case ISD::SETULE: Unsigned = true; //fall-through
12577   case ISD::SETLE:  SSECC = 2; break;
12578   }
12579
12580   if (Swap)
12581     std::swap(Op0, Op1);
12582   if (Opc)
12583     return DAG.getNode(Opc, dl, VT, Op0, Op1);
12584   Opc = Unsigned ? X86ISD::CMPMU: X86ISD::CMPM;
12585   return DAG.getNode(Opc, dl, VT, Op0, Op1,
12586                      DAG.getConstant(SSECC, MVT::i8));
12587 }
12588
12589 /// \brief Try to turn a VSETULT into a VSETULE by modifying its second
12590 /// operand \p Op1.  If non-trivial (for example because it's not constant)
12591 /// return an empty value.
12592 static SDValue ChangeVSETULTtoVSETULE(SDLoc dl, SDValue Op1, SelectionDAG &DAG)
12593 {
12594   BuildVectorSDNode *BV = dyn_cast<BuildVectorSDNode>(Op1.getNode());
12595   if (!BV)
12596     return SDValue();
12597
12598   MVT VT = Op1.getSimpleValueType();
12599   MVT EVT = VT.getVectorElementType();
12600   unsigned n = VT.getVectorNumElements();
12601   SmallVector<SDValue, 8> ULTOp1;
12602
12603   for (unsigned i = 0; i < n; ++i) {
12604     ConstantSDNode *Elt = dyn_cast<ConstantSDNode>(BV->getOperand(i));
12605     if (!Elt || Elt->isOpaque() || Elt->getValueType(0) != EVT)
12606       return SDValue();
12607
12608     // Avoid underflow.
12609     APInt Val = Elt->getAPIntValue();
12610     if (Val == 0)
12611       return SDValue();
12612
12613     ULTOp1.push_back(DAG.getConstant(Val - 1, EVT));
12614   }
12615
12616   return DAG.getNode(ISD::BUILD_VECTOR, dl, VT, ULTOp1);
12617 }
12618
12619 static SDValue LowerVSETCC(SDValue Op, const X86Subtarget *Subtarget,
12620                            SelectionDAG &DAG) {
12621   SDValue Op0 = Op.getOperand(0);
12622   SDValue Op1 = Op.getOperand(1);
12623   SDValue CC = Op.getOperand(2);
12624   MVT VT = Op.getSimpleValueType();
12625   ISD::CondCode SetCCOpcode = cast<CondCodeSDNode>(CC)->get();
12626   bool isFP = Op.getOperand(1).getSimpleValueType().isFloatingPoint();
12627   SDLoc dl(Op);
12628
12629   if (isFP) {
12630 #ifndef NDEBUG
12631     MVT EltVT = Op0.getSimpleValueType().getVectorElementType();
12632     assert(EltVT == MVT::f32 || EltVT == MVT::f64);
12633 #endif
12634
12635     unsigned SSECC = translateX86FSETCC(SetCCOpcode, Op0, Op1);
12636     unsigned Opc = X86ISD::CMPP;
12637     if (Subtarget->hasAVX512() && VT.getVectorElementType() == MVT::i1) {
12638       assert(VT.getVectorNumElements() <= 16);
12639       Opc = X86ISD::CMPM;
12640     }
12641     // In the two special cases we can't handle, emit two comparisons.
12642     if (SSECC == 8) {
12643       unsigned CC0, CC1;
12644       unsigned CombineOpc;
12645       if (SetCCOpcode == ISD::SETUEQ) {
12646         CC0 = 3; CC1 = 0; CombineOpc = ISD::OR;
12647       } else {
12648         assert(SetCCOpcode == ISD::SETONE);
12649         CC0 = 7; CC1 = 4; CombineOpc = ISD::AND;
12650       }
12651
12652       SDValue Cmp0 = DAG.getNode(Opc, dl, VT, Op0, Op1,
12653                                  DAG.getConstant(CC0, MVT::i8));
12654       SDValue Cmp1 = DAG.getNode(Opc, dl, VT, Op0, Op1,
12655                                  DAG.getConstant(CC1, MVT::i8));
12656       return DAG.getNode(CombineOpc, dl, VT, Cmp0, Cmp1);
12657     }
12658     // Handle all other FP comparisons here.
12659     return DAG.getNode(Opc, dl, VT, Op0, Op1,
12660                        DAG.getConstant(SSECC, MVT::i8));
12661   }
12662
12663   // Break 256-bit integer vector compare into smaller ones.
12664   if (VT.is256BitVector() && !Subtarget->hasInt256())
12665     return Lower256IntVSETCC(Op, DAG);
12666
12667   bool MaskResult = (VT.getVectorElementType() == MVT::i1);
12668   EVT OpVT = Op1.getValueType();
12669   if (Subtarget->hasAVX512()) {
12670     if (Op1.getValueType().is512BitVector() ||
12671         (MaskResult && OpVT.getVectorElementType().getSizeInBits() >= 32))
12672       return LowerIntVSETCC_AVX512(Op, DAG, Subtarget);
12673
12674     // In AVX-512 architecture setcc returns mask with i1 elements,
12675     // But there is no compare instruction for i8 and i16 elements.
12676     // We are not talking about 512-bit operands in this case, these
12677     // types are illegal.
12678     if (MaskResult &&
12679         (OpVT.getVectorElementType().getSizeInBits() < 32 &&
12680          OpVT.getVectorElementType().getSizeInBits() >= 8))
12681       return DAG.getNode(ISD::TRUNCATE, dl, VT,
12682                          DAG.getNode(ISD::SETCC, dl, OpVT, Op0, Op1, CC));
12683   }
12684
12685   // We are handling one of the integer comparisons here.  Since SSE only has
12686   // GT and EQ comparisons for integer, swapping operands and multiple
12687   // operations may be required for some comparisons.
12688   unsigned Opc;
12689   bool Swap = false, Invert = false, FlipSigns = false, MinMax = false;
12690   bool Subus = false;
12691
12692   switch (SetCCOpcode) {
12693   default: llvm_unreachable("Unexpected SETCC condition");
12694   case ISD::SETNE:  Invert = true;
12695   case ISD::SETEQ:  Opc = X86ISD::PCMPEQ; break;
12696   case ISD::SETLT:  Swap = true;
12697   case ISD::SETGT:  Opc = X86ISD::PCMPGT; break;
12698   case ISD::SETGE:  Swap = true;
12699   case ISD::SETLE:  Opc = X86ISD::PCMPGT;
12700                     Invert = true; break;
12701   case ISD::SETULT: Swap = true;
12702   case ISD::SETUGT: Opc = X86ISD::PCMPGT;
12703                     FlipSigns = true; break;
12704   case ISD::SETUGE: Swap = true;
12705   case ISD::SETULE: Opc = X86ISD::PCMPGT;
12706                     FlipSigns = true; Invert = true; break;
12707   }
12708
12709   // Special case: Use min/max operations for SETULE/SETUGE
12710   MVT VET = VT.getVectorElementType();
12711   bool hasMinMax =
12712        (Subtarget->hasSSE41() && (VET >= MVT::i8 && VET <= MVT::i32))
12713     || (Subtarget->hasSSE2()  && (VET == MVT::i8));
12714
12715   if (hasMinMax) {
12716     switch (SetCCOpcode) {
12717     default: break;
12718     case ISD::SETULE: Opc = X86ISD::UMIN; MinMax = true; break;
12719     case ISD::SETUGE: Opc = X86ISD::UMAX; MinMax = true; break;
12720     }
12721
12722     if (MinMax) { Swap = false; Invert = false; FlipSigns = false; }
12723   }
12724
12725   bool hasSubus = Subtarget->hasSSE2() && (VET == MVT::i8 || VET == MVT::i16);
12726   if (!MinMax && hasSubus) {
12727     // As another special case, use PSUBUS[BW] when it's profitable. E.g. for
12728     // Op0 u<= Op1:
12729     //   t = psubus Op0, Op1
12730     //   pcmpeq t, <0..0>
12731     switch (SetCCOpcode) {
12732     default: break;
12733     case ISD::SETULT: {
12734       // If the comparison is against a constant we can turn this into a
12735       // setule.  With psubus, setule does not require a swap.  This is
12736       // beneficial because the constant in the register is no longer
12737       // destructed as the destination so it can be hoisted out of a loop.
12738       // Only do this pre-AVX since vpcmp* is no longer destructive.
12739       if (Subtarget->hasAVX())
12740         break;
12741       SDValue ULEOp1 = ChangeVSETULTtoVSETULE(dl, Op1, DAG);
12742       if (ULEOp1.getNode()) {
12743         Op1 = ULEOp1;
12744         Subus = true; Invert = false; Swap = false;
12745       }
12746       break;
12747     }
12748     // Psubus is better than flip-sign because it requires no inversion.
12749     case ISD::SETUGE: Subus = true; Invert = false; Swap = true;  break;
12750     case ISD::SETULE: Subus = true; Invert = false; Swap = false; break;
12751     }
12752
12753     if (Subus) {
12754       Opc = X86ISD::SUBUS;
12755       FlipSigns = false;
12756     }
12757   }
12758
12759   if (Swap)
12760     std::swap(Op0, Op1);
12761
12762   // Check that the operation in question is available (most are plain SSE2,
12763   // but PCMPGTQ and PCMPEQQ have different requirements).
12764   if (VT == MVT::v2i64) {
12765     if (Opc == X86ISD::PCMPGT && !Subtarget->hasSSE42()) {
12766       assert(Subtarget->hasSSE2() && "Don't know how to lower!");
12767
12768       // First cast everything to the right type.
12769       Op0 = DAG.getNode(ISD::BITCAST, dl, MVT::v4i32, Op0);
12770       Op1 = DAG.getNode(ISD::BITCAST, dl, MVT::v4i32, Op1);
12771
12772       // Since SSE has no unsigned integer comparisons, we need to flip the sign
12773       // bits of the inputs before performing those operations. The lower
12774       // compare is always unsigned.
12775       SDValue SB;
12776       if (FlipSigns) {
12777         SB = DAG.getConstant(0x80000000U, MVT::v4i32);
12778       } else {
12779         SDValue Sign = DAG.getConstant(0x80000000U, MVT::i32);
12780         SDValue Zero = DAG.getConstant(0x00000000U, MVT::i32);
12781         SB = DAG.getNode(ISD::BUILD_VECTOR, dl, MVT::v4i32,
12782                          Sign, Zero, Sign, Zero);
12783       }
12784       Op0 = DAG.getNode(ISD::XOR, dl, MVT::v4i32, Op0, SB);
12785       Op1 = DAG.getNode(ISD::XOR, dl, MVT::v4i32, Op1, SB);
12786
12787       // Emulate PCMPGTQ with (hi1 > hi2) | ((hi1 == hi2) & (lo1 > lo2))
12788       SDValue GT = DAG.getNode(X86ISD::PCMPGT, dl, MVT::v4i32, Op0, Op1);
12789       SDValue EQ = DAG.getNode(X86ISD::PCMPEQ, dl, MVT::v4i32, Op0, Op1);
12790
12791       // Create masks for only the low parts/high parts of the 64 bit integers.
12792       static const int MaskHi[] = { 1, 1, 3, 3 };
12793       static const int MaskLo[] = { 0, 0, 2, 2 };
12794       SDValue EQHi = DAG.getVectorShuffle(MVT::v4i32, dl, EQ, EQ, MaskHi);
12795       SDValue GTLo = DAG.getVectorShuffle(MVT::v4i32, dl, GT, GT, MaskLo);
12796       SDValue GTHi = DAG.getVectorShuffle(MVT::v4i32, dl, GT, GT, MaskHi);
12797
12798       SDValue Result = DAG.getNode(ISD::AND, dl, MVT::v4i32, EQHi, GTLo);
12799       Result = DAG.getNode(ISD::OR, dl, MVT::v4i32, Result, GTHi);
12800
12801       if (Invert)
12802         Result = DAG.getNOT(dl, Result, MVT::v4i32);
12803
12804       return DAG.getNode(ISD::BITCAST, dl, VT, Result);
12805     }
12806
12807     if (Opc == X86ISD::PCMPEQ && !Subtarget->hasSSE41()) {
12808       // If pcmpeqq is missing but pcmpeqd is available synthesize pcmpeqq with
12809       // pcmpeqd + pshufd + pand.
12810       assert(Subtarget->hasSSE2() && !FlipSigns && "Don't know how to lower!");
12811
12812       // First cast everything to the right type.
12813       Op0 = DAG.getNode(ISD::BITCAST, dl, MVT::v4i32, Op0);
12814       Op1 = DAG.getNode(ISD::BITCAST, dl, MVT::v4i32, Op1);
12815
12816       // Do the compare.
12817       SDValue Result = DAG.getNode(Opc, dl, MVT::v4i32, Op0, Op1);
12818
12819       // Make sure the lower and upper halves are both all-ones.
12820       static const int Mask[] = { 1, 0, 3, 2 };
12821       SDValue Shuf = DAG.getVectorShuffle(MVT::v4i32, dl, Result, Result, Mask);
12822       Result = DAG.getNode(ISD::AND, dl, MVT::v4i32, Result, Shuf);
12823
12824       if (Invert)
12825         Result = DAG.getNOT(dl, Result, MVT::v4i32);
12826
12827       return DAG.getNode(ISD::BITCAST, dl, VT, Result);
12828     }
12829   }
12830
12831   // Since SSE has no unsigned integer comparisons, we need to flip the sign
12832   // bits of the inputs before performing those operations.
12833   if (FlipSigns) {
12834     EVT EltVT = VT.getVectorElementType();
12835     SDValue SB = DAG.getConstant(APInt::getSignBit(EltVT.getSizeInBits()), VT);
12836     Op0 = DAG.getNode(ISD::XOR, dl, VT, Op0, SB);
12837     Op1 = DAG.getNode(ISD::XOR, dl, VT, Op1, SB);
12838   }
12839
12840   SDValue Result = DAG.getNode(Opc, dl, VT, Op0, Op1);
12841
12842   // If the logical-not of the result is required, perform that now.
12843   if (Invert)
12844     Result = DAG.getNOT(dl, Result, VT);
12845
12846   if (MinMax)
12847     Result = DAG.getNode(X86ISD::PCMPEQ, dl, VT, Op0, Result);
12848
12849   if (Subus)
12850     Result = DAG.getNode(X86ISD::PCMPEQ, dl, VT, Result,
12851                          getZeroVector(VT, Subtarget, DAG, dl));
12852
12853   return Result;
12854 }
12855
12856 SDValue X86TargetLowering::LowerSETCC(SDValue Op, SelectionDAG &DAG) const {
12857
12858   MVT VT = Op.getSimpleValueType();
12859
12860   if (VT.isVector()) return LowerVSETCC(Op, Subtarget, DAG);
12861
12862   assert(((!Subtarget->hasAVX512() && VT == MVT::i8) || (VT == MVT::i1))
12863          && "SetCC type must be 8-bit or 1-bit integer");
12864   SDValue Op0 = Op.getOperand(0);
12865   SDValue Op1 = Op.getOperand(1);
12866   SDLoc dl(Op);
12867   ISD::CondCode CC = cast<CondCodeSDNode>(Op.getOperand(2))->get();
12868
12869   // Optimize to BT if possible.
12870   // Lower (X & (1 << N)) == 0 to BT(X, N).
12871   // Lower ((X >>u N) & 1) != 0 to BT(X, N).
12872   // Lower ((X >>s N) & 1) != 0 to BT(X, N).
12873   if (Op0.getOpcode() == ISD::AND && Op0.hasOneUse() &&
12874       Op1.getOpcode() == ISD::Constant &&
12875       cast<ConstantSDNode>(Op1)->isNullValue() &&
12876       (CC == ISD::SETEQ || CC == ISD::SETNE)) {
12877     SDValue NewSetCC = LowerToBT(Op0, CC, dl, DAG);
12878     if (NewSetCC.getNode())
12879       return NewSetCC;
12880   }
12881
12882   // Look for X == 0, X == 1, X != 0, or X != 1.  We can simplify some forms of
12883   // these.
12884   if (Op1.getOpcode() == ISD::Constant &&
12885       (cast<ConstantSDNode>(Op1)->getZExtValue() == 1 ||
12886        cast<ConstantSDNode>(Op1)->isNullValue()) &&
12887       (CC == ISD::SETEQ || CC == ISD::SETNE)) {
12888
12889     // If the input is a setcc, then reuse the input setcc or use a new one with
12890     // the inverted condition.
12891     if (Op0.getOpcode() == X86ISD::SETCC) {
12892       X86::CondCode CCode = (X86::CondCode)Op0.getConstantOperandVal(0);
12893       bool Invert = (CC == ISD::SETNE) ^
12894         cast<ConstantSDNode>(Op1)->isNullValue();
12895       if (!Invert)
12896         return Op0;
12897
12898       CCode = X86::GetOppositeBranchCondition(CCode);
12899       SDValue SetCC = DAG.getNode(X86ISD::SETCC, dl, MVT::i8,
12900                                   DAG.getConstant(CCode, MVT::i8),
12901                                   Op0.getOperand(1));
12902       if (VT == MVT::i1)
12903         return DAG.getNode(ISD::TRUNCATE, dl, MVT::i1, SetCC);
12904       return SetCC;
12905     }
12906   }
12907   if ((Op0.getValueType() == MVT::i1) && (Op1.getOpcode() == ISD::Constant) &&
12908       (cast<ConstantSDNode>(Op1)->getZExtValue() == 1) &&
12909       (CC == ISD::SETEQ || CC == ISD::SETNE)) {
12910
12911     ISD::CondCode NewCC = ISD::getSetCCInverse(CC, true);
12912     return DAG.getSetCC(dl, VT, Op0, DAG.getConstant(0, MVT::i1), NewCC);
12913   }
12914
12915   bool isFP = Op1.getSimpleValueType().isFloatingPoint();
12916   unsigned X86CC = TranslateX86CC(CC, isFP, Op0, Op1, DAG);
12917   if (X86CC == X86::COND_INVALID)
12918     return SDValue();
12919
12920   SDValue EFLAGS = EmitCmp(Op0, Op1, X86CC, dl, DAG);
12921   EFLAGS = ConvertCmpIfNecessary(EFLAGS, DAG);
12922   SDValue SetCC = DAG.getNode(X86ISD::SETCC, dl, MVT::i8,
12923                               DAG.getConstant(X86CC, MVT::i8), EFLAGS);
12924   if (VT == MVT::i1)
12925     return DAG.getNode(ISD::TRUNCATE, dl, MVT::i1, SetCC);
12926   return SetCC;
12927 }
12928
12929 // isX86LogicalCmp - Return true if opcode is a X86 logical comparison.
12930 static bool isX86LogicalCmp(SDValue Op) {
12931   unsigned Opc = Op.getNode()->getOpcode();
12932   if (Opc == X86ISD::CMP || Opc == X86ISD::COMI || Opc == X86ISD::UCOMI ||
12933       Opc == X86ISD::SAHF)
12934     return true;
12935   if (Op.getResNo() == 1 &&
12936       (Opc == X86ISD::ADD ||
12937        Opc == X86ISD::SUB ||
12938        Opc == X86ISD::ADC ||
12939        Opc == X86ISD::SBB ||
12940        Opc == X86ISD::SMUL ||
12941        Opc == X86ISD::UMUL ||
12942        Opc == X86ISD::INC ||
12943        Opc == X86ISD::DEC ||
12944        Opc == X86ISD::OR ||
12945        Opc == X86ISD::XOR ||
12946        Opc == X86ISD::AND))
12947     return true;
12948
12949   if (Op.getResNo() == 2 && Opc == X86ISD::UMUL)
12950     return true;
12951
12952   return false;
12953 }
12954
12955 static bool isTruncWithZeroHighBitsInput(SDValue V, SelectionDAG &DAG) {
12956   if (V.getOpcode() != ISD::TRUNCATE)
12957     return false;
12958
12959   SDValue VOp0 = V.getOperand(0);
12960   unsigned InBits = VOp0.getValueSizeInBits();
12961   unsigned Bits = V.getValueSizeInBits();
12962   return DAG.MaskedValueIsZero(VOp0, APInt::getHighBitsSet(InBits,InBits-Bits));
12963 }
12964
12965 SDValue X86TargetLowering::LowerSELECT(SDValue Op, SelectionDAG &DAG) const {
12966   bool addTest = true;
12967   SDValue Cond  = Op.getOperand(0);
12968   SDValue Op1 = Op.getOperand(1);
12969   SDValue Op2 = Op.getOperand(2);
12970   SDLoc DL(Op);
12971   EVT VT = Op1.getValueType();
12972   SDValue CC;
12973
12974   // Lower fp selects into a CMP/AND/ANDN/OR sequence when the necessary SSE ops
12975   // are available. Otherwise fp cmovs get lowered into a less efficient branch
12976   // sequence later on.
12977   if (Cond.getOpcode() == ISD::SETCC &&
12978       ((Subtarget->hasSSE2() && (VT == MVT::f32 || VT == MVT::f64)) ||
12979        (Subtarget->hasSSE1() && VT == MVT::f32)) &&
12980       VT == Cond.getOperand(0).getValueType() && Cond->hasOneUse()) {
12981     SDValue CondOp0 = Cond.getOperand(0), CondOp1 = Cond.getOperand(1);
12982     int SSECC = translateX86FSETCC(
12983         cast<CondCodeSDNode>(Cond.getOperand(2))->get(), CondOp0, CondOp1);
12984
12985     if (SSECC != 8) {
12986       if (Subtarget->hasAVX512()) {
12987         SDValue Cmp = DAG.getNode(X86ISD::FSETCC, DL, MVT::i1, CondOp0, CondOp1,
12988                                   DAG.getConstant(SSECC, MVT::i8));
12989         return DAG.getNode(X86ISD::SELECT, DL, VT, Cmp, Op1, Op2);
12990       }
12991       SDValue Cmp = DAG.getNode(X86ISD::FSETCC, DL, VT, CondOp0, CondOp1,
12992                                 DAG.getConstant(SSECC, MVT::i8));
12993       SDValue AndN = DAG.getNode(X86ISD::FANDN, DL, VT, Cmp, Op2);
12994       SDValue And = DAG.getNode(X86ISD::FAND, DL, VT, Cmp, Op1);
12995       return DAG.getNode(X86ISD::FOR, DL, VT, AndN, And);
12996     }
12997   }
12998
12999   if (Cond.getOpcode() == ISD::SETCC) {
13000     SDValue NewCond = LowerSETCC(Cond, DAG);
13001     if (NewCond.getNode())
13002       Cond = NewCond;
13003   }
13004
13005   // (select (x == 0), -1, y) -> (sign_bit (x - 1)) | y
13006   // (select (x == 0), y, -1) -> ~(sign_bit (x - 1)) | y
13007   // (select (x != 0), y, -1) -> (sign_bit (x - 1)) | y
13008   // (select (x != 0), -1, y) -> ~(sign_bit (x - 1)) | y
13009   if (Cond.getOpcode() == X86ISD::SETCC &&
13010       Cond.getOperand(1).getOpcode() == X86ISD::CMP &&
13011       isZero(Cond.getOperand(1).getOperand(1))) {
13012     SDValue Cmp = Cond.getOperand(1);
13013
13014     unsigned CondCode =cast<ConstantSDNode>(Cond.getOperand(0))->getZExtValue();
13015
13016     if ((isAllOnes(Op1) || isAllOnes(Op2)) &&
13017         (CondCode == X86::COND_E || CondCode == X86::COND_NE)) {
13018       SDValue Y = isAllOnes(Op2) ? Op1 : Op2;
13019
13020       SDValue CmpOp0 = Cmp.getOperand(0);
13021       // Apply further optimizations for special cases
13022       // (select (x != 0), -1, 0) -> neg & sbb
13023       // (select (x == 0), 0, -1) -> neg & sbb
13024       if (ConstantSDNode *YC = dyn_cast<ConstantSDNode>(Y))
13025         if (YC->isNullValue() &&
13026             (isAllOnes(Op1) == (CondCode == X86::COND_NE))) {
13027           SDVTList VTs = DAG.getVTList(CmpOp0.getValueType(), MVT::i32);
13028           SDValue Neg = DAG.getNode(X86ISD::SUB, DL, VTs,
13029                                     DAG.getConstant(0, CmpOp0.getValueType()),
13030                                     CmpOp0);
13031           SDValue Res = DAG.getNode(X86ISD::SETCC_CARRY, DL, Op.getValueType(),
13032                                     DAG.getConstant(X86::COND_B, MVT::i8),
13033                                     SDValue(Neg.getNode(), 1));
13034           return Res;
13035         }
13036
13037       Cmp = DAG.getNode(X86ISD::CMP, DL, MVT::i32,
13038                         CmpOp0, DAG.getConstant(1, CmpOp0.getValueType()));
13039       Cmp = ConvertCmpIfNecessary(Cmp, DAG);
13040
13041       SDValue Res =   // Res = 0 or -1.
13042         DAG.getNode(X86ISD::SETCC_CARRY, DL, Op.getValueType(),
13043                     DAG.getConstant(X86::COND_B, MVT::i8), Cmp);
13044
13045       if (isAllOnes(Op1) != (CondCode == X86::COND_E))
13046         Res = DAG.getNOT(DL, Res, Res.getValueType());
13047
13048       ConstantSDNode *N2C = dyn_cast<ConstantSDNode>(Op2);
13049       if (!N2C || !N2C->isNullValue())
13050         Res = DAG.getNode(ISD::OR, DL, Res.getValueType(), Res, Y);
13051       return Res;
13052     }
13053   }
13054
13055   // Look past (and (setcc_carry (cmp ...)), 1).
13056   if (Cond.getOpcode() == ISD::AND &&
13057       Cond.getOperand(0).getOpcode() == X86ISD::SETCC_CARRY) {
13058     ConstantSDNode *C = dyn_cast<ConstantSDNode>(Cond.getOperand(1));
13059     if (C && C->getAPIntValue() == 1)
13060       Cond = Cond.getOperand(0);
13061   }
13062
13063   // If condition flag is set by a X86ISD::CMP, then use it as the condition
13064   // setting operand in place of the X86ISD::SETCC.
13065   unsigned CondOpcode = Cond.getOpcode();
13066   if (CondOpcode == X86ISD::SETCC ||
13067       CondOpcode == X86ISD::SETCC_CARRY) {
13068     CC = Cond.getOperand(0);
13069
13070     SDValue Cmp = Cond.getOperand(1);
13071     unsigned Opc = Cmp.getOpcode();
13072     MVT VT = Op.getSimpleValueType();
13073
13074     bool IllegalFPCMov = false;
13075     if (VT.isFloatingPoint() && !VT.isVector() &&
13076         !isScalarFPTypeInSSEReg(VT))  // FPStack?
13077       IllegalFPCMov = !hasFPCMov(cast<ConstantSDNode>(CC)->getSExtValue());
13078
13079     if ((isX86LogicalCmp(Cmp) && !IllegalFPCMov) ||
13080         Opc == X86ISD::BT) { // FIXME
13081       Cond = Cmp;
13082       addTest = false;
13083     }
13084   } else if (CondOpcode == ISD::USUBO || CondOpcode == ISD::SSUBO ||
13085              CondOpcode == ISD::UADDO || CondOpcode == ISD::SADDO ||
13086              ((CondOpcode == ISD::UMULO || CondOpcode == ISD::SMULO) &&
13087               Cond.getOperand(0).getValueType() != MVT::i8)) {
13088     SDValue LHS = Cond.getOperand(0);
13089     SDValue RHS = Cond.getOperand(1);
13090     unsigned X86Opcode;
13091     unsigned X86Cond;
13092     SDVTList VTs;
13093     switch (CondOpcode) {
13094     case ISD::UADDO: X86Opcode = X86ISD::ADD; X86Cond = X86::COND_B; break;
13095     case ISD::SADDO: X86Opcode = X86ISD::ADD; X86Cond = X86::COND_O; break;
13096     case ISD::USUBO: X86Opcode = X86ISD::SUB; X86Cond = X86::COND_B; break;
13097     case ISD::SSUBO: X86Opcode = X86ISD::SUB; X86Cond = X86::COND_O; break;
13098     case ISD::UMULO: X86Opcode = X86ISD::UMUL; X86Cond = X86::COND_O; break;
13099     case ISD::SMULO: X86Opcode = X86ISD::SMUL; X86Cond = X86::COND_O; break;
13100     default: llvm_unreachable("unexpected overflowing operator");
13101     }
13102     if (CondOpcode == ISD::UMULO)
13103       VTs = DAG.getVTList(LHS.getValueType(), LHS.getValueType(),
13104                           MVT::i32);
13105     else
13106       VTs = DAG.getVTList(LHS.getValueType(), MVT::i32);
13107
13108     SDValue X86Op = DAG.getNode(X86Opcode, DL, VTs, LHS, RHS);
13109
13110     if (CondOpcode == ISD::UMULO)
13111       Cond = X86Op.getValue(2);
13112     else
13113       Cond = X86Op.getValue(1);
13114
13115     CC = DAG.getConstant(X86Cond, MVT::i8);
13116     addTest = false;
13117   }
13118
13119   if (addTest) {
13120     // Look pass the truncate if the high bits are known zero.
13121     if (isTruncWithZeroHighBitsInput(Cond, DAG))
13122         Cond = Cond.getOperand(0);
13123
13124     // We know the result of AND is compared against zero. Try to match
13125     // it to BT.
13126     if (Cond.getOpcode() == ISD::AND && Cond.hasOneUse()) {
13127       SDValue NewSetCC = LowerToBT(Cond, ISD::SETNE, DL, DAG);
13128       if (NewSetCC.getNode()) {
13129         CC = NewSetCC.getOperand(0);
13130         Cond = NewSetCC.getOperand(1);
13131         addTest = false;
13132       }
13133     }
13134   }
13135
13136   if (addTest) {
13137     CC = DAG.getConstant(X86::COND_NE, MVT::i8);
13138     Cond = EmitTest(Cond, X86::COND_NE, DL, DAG);
13139   }
13140
13141   // a <  b ? -1 :  0 -> RES = ~setcc_carry
13142   // a <  b ?  0 : -1 -> RES = setcc_carry
13143   // a >= b ? -1 :  0 -> RES = setcc_carry
13144   // a >= b ?  0 : -1 -> RES = ~setcc_carry
13145   if (Cond.getOpcode() == X86ISD::SUB) {
13146     Cond = ConvertCmpIfNecessary(Cond, DAG);
13147     unsigned CondCode = cast<ConstantSDNode>(CC)->getZExtValue();
13148
13149     if ((CondCode == X86::COND_AE || CondCode == X86::COND_B) &&
13150         (isAllOnes(Op1) || isAllOnes(Op2)) && (isZero(Op1) || isZero(Op2))) {
13151       SDValue Res = DAG.getNode(X86ISD::SETCC_CARRY, DL, Op.getValueType(),
13152                                 DAG.getConstant(X86::COND_B, MVT::i8), Cond);
13153       if (isAllOnes(Op1) != (CondCode == X86::COND_B))
13154         return DAG.getNOT(DL, Res, Res.getValueType());
13155       return Res;
13156     }
13157   }
13158
13159   // X86 doesn't have an i8 cmov. If both operands are the result of a truncate
13160   // widen the cmov and push the truncate through. This avoids introducing a new
13161   // branch during isel and doesn't add any extensions.
13162   if (Op.getValueType() == MVT::i8 &&
13163       Op1.getOpcode() == ISD::TRUNCATE && Op2.getOpcode() == ISD::TRUNCATE) {
13164     SDValue T1 = Op1.getOperand(0), T2 = Op2.getOperand(0);
13165     if (T1.getValueType() == T2.getValueType() &&
13166         // Blacklist CopyFromReg to avoid partial register stalls.
13167         T1.getOpcode() != ISD::CopyFromReg && T2.getOpcode()!=ISD::CopyFromReg){
13168       SDVTList VTs = DAG.getVTList(T1.getValueType(), MVT::Glue);
13169       SDValue Cmov = DAG.getNode(X86ISD::CMOV, DL, VTs, T2, T1, CC, Cond);
13170       return DAG.getNode(ISD::TRUNCATE, DL, Op.getValueType(), Cmov);
13171     }
13172   }
13173
13174   // X86ISD::CMOV means set the result (which is operand 1) to the RHS if
13175   // condition is true.
13176   SDVTList VTs = DAG.getVTList(Op.getValueType(), MVT::Glue);
13177   SDValue Ops[] = { Op2, Op1, CC, Cond };
13178   return DAG.getNode(X86ISD::CMOV, DL, VTs, Ops);
13179 }
13180
13181 static SDValue LowerSIGN_EXTEND_AVX512(SDValue Op, SelectionDAG &DAG) {
13182   MVT VT = Op->getSimpleValueType(0);
13183   SDValue In = Op->getOperand(0);
13184   MVT InVT = In.getSimpleValueType();
13185   SDLoc dl(Op);
13186
13187   unsigned int NumElts = VT.getVectorNumElements();
13188   if (NumElts != 8 && NumElts != 16)
13189     return SDValue();
13190
13191   if (VT.is512BitVector() && InVT.getVectorElementType() != MVT::i1)
13192     return DAG.getNode(X86ISD::VSEXT, dl, VT, In);
13193
13194   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
13195   assert (InVT.getVectorElementType() == MVT::i1 && "Unexpected vector type");
13196
13197   MVT ExtVT = (NumElts == 8) ? MVT::v8i64 : MVT::v16i32;
13198   Constant *C = ConstantInt::get(*DAG.getContext(),
13199     APInt::getAllOnesValue(ExtVT.getScalarType().getSizeInBits()));
13200
13201   SDValue CP = DAG.getConstantPool(C, TLI.getPointerTy());
13202   unsigned Alignment = cast<ConstantPoolSDNode>(CP)->getAlignment();
13203   SDValue Ld = DAG.getLoad(ExtVT.getScalarType(), dl, DAG.getEntryNode(), CP,
13204                           MachinePointerInfo::getConstantPool(),
13205                           false, false, false, Alignment);
13206   SDValue Brcst = DAG.getNode(X86ISD::VBROADCASTM, dl, ExtVT, In, Ld);
13207   if (VT.is512BitVector())
13208     return Brcst;
13209   return DAG.getNode(X86ISD::VTRUNC, dl, VT, Brcst);
13210 }
13211
13212 static SDValue LowerSIGN_EXTEND(SDValue Op, const X86Subtarget *Subtarget,
13213                                 SelectionDAG &DAG) {
13214   MVT VT = Op->getSimpleValueType(0);
13215   SDValue In = Op->getOperand(0);
13216   MVT InVT = In.getSimpleValueType();
13217   SDLoc dl(Op);
13218
13219   if (VT.is512BitVector() || InVT.getVectorElementType() == MVT::i1)
13220     return LowerSIGN_EXTEND_AVX512(Op, DAG);
13221
13222   if ((VT != MVT::v4i64 || InVT != MVT::v4i32) &&
13223       (VT != MVT::v8i32 || InVT != MVT::v8i16) &&
13224       (VT != MVT::v16i16 || InVT != MVT::v16i8))
13225     return SDValue();
13226
13227   if (Subtarget->hasInt256())
13228     return DAG.getNode(X86ISD::VSEXT, dl, VT, In);
13229
13230   // Optimize vectors in AVX mode
13231   // Sign extend  v8i16 to v8i32 and
13232   //              v4i32 to v4i64
13233   //
13234   // Divide input vector into two parts
13235   // for v4i32 the shuffle mask will be { 0, 1, -1, -1} {2, 3, -1, -1}
13236   // use vpmovsx instruction to extend v4i32 -> v2i64; v8i16 -> v4i32
13237   // concat the vectors to original VT
13238
13239   unsigned NumElems = InVT.getVectorNumElements();
13240   SDValue Undef = DAG.getUNDEF(InVT);
13241
13242   SmallVector<int,8> ShufMask1(NumElems, -1);
13243   for (unsigned i = 0; i != NumElems/2; ++i)
13244     ShufMask1[i] = i;
13245
13246   SDValue OpLo = DAG.getVectorShuffle(InVT, dl, In, Undef, &ShufMask1[0]);
13247
13248   SmallVector<int,8> ShufMask2(NumElems, -1);
13249   for (unsigned i = 0; i != NumElems/2; ++i)
13250     ShufMask2[i] = i + NumElems/2;
13251
13252   SDValue OpHi = DAG.getVectorShuffle(InVT, dl, In, Undef, &ShufMask2[0]);
13253
13254   MVT HalfVT = MVT::getVectorVT(VT.getScalarType(),
13255                                 VT.getVectorNumElements()/2);
13256
13257   OpLo = DAG.getNode(X86ISD::VSEXT, dl, HalfVT, OpLo);
13258   OpHi = DAG.getNode(X86ISD::VSEXT, dl, HalfVT, OpHi);
13259
13260   return DAG.getNode(ISD::CONCAT_VECTORS, dl, VT, OpLo, OpHi);
13261 }
13262
13263 // Lower vector extended loads using a shuffle. If SSSE3 is not available we
13264 // may emit an illegal shuffle but the expansion is still better than scalar
13265 // code. We generate X86ISD::VSEXT for SEXTLOADs if it's available, otherwise
13266 // we'll emit a shuffle and a arithmetic shift.
13267 // TODO: It is possible to support ZExt by zeroing the undef values during
13268 // the shuffle phase or after the shuffle.
13269 static SDValue LowerExtendedLoad(SDValue Op, const X86Subtarget *Subtarget,
13270                                  SelectionDAG &DAG) {
13271   MVT RegVT = Op.getSimpleValueType();
13272   assert(RegVT.isVector() && "We only custom lower vector sext loads.");
13273   assert(RegVT.isInteger() &&
13274          "We only custom lower integer vector sext loads.");
13275
13276   // Nothing useful we can do without SSE2 shuffles.
13277   assert(Subtarget->hasSSE2() && "We only custom lower sext loads with SSE2.");
13278
13279   LoadSDNode *Ld = cast<LoadSDNode>(Op.getNode());
13280   SDLoc dl(Ld);
13281   EVT MemVT = Ld->getMemoryVT();
13282   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
13283   unsigned RegSz = RegVT.getSizeInBits();
13284
13285   ISD::LoadExtType Ext = Ld->getExtensionType();
13286
13287   assert((Ext == ISD::EXTLOAD || Ext == ISD::SEXTLOAD)
13288          && "Only anyext and sext are currently implemented.");
13289   assert(MemVT != RegVT && "Cannot extend to the same type");
13290   assert(MemVT.isVector() && "Must load a vector from memory");
13291
13292   unsigned NumElems = RegVT.getVectorNumElements();
13293   unsigned MemSz = MemVT.getSizeInBits();
13294   assert(RegSz > MemSz && "Register size must be greater than the mem size");
13295
13296   if (Ext == ISD::SEXTLOAD && RegSz == 256 && !Subtarget->hasInt256()) {
13297     // The only way in which we have a legal 256-bit vector result but not the
13298     // integer 256-bit operations needed to directly lower a sextload is if we
13299     // have AVX1 but not AVX2. In that case, we can always emit a sextload to
13300     // a 128-bit vector and a normal sign_extend to 256-bits that should get
13301     // correctly legalized. We do this late to allow the canonical form of
13302     // sextload to persist throughout the rest of the DAG combiner -- it wants
13303     // to fold together any extensions it can, and so will fuse a sign_extend
13304     // of an sextload into a sextload targeting a wider value.
13305     SDValue Load;
13306     if (MemSz == 128) {
13307       // Just switch this to a normal load.
13308       assert(TLI.isTypeLegal(MemVT) && "If the memory type is a 128-bit type, "
13309                                        "it must be a legal 128-bit vector "
13310                                        "type!");
13311       Load = DAG.getLoad(MemVT, dl, Ld->getChain(), Ld->getBasePtr(),
13312                   Ld->getPointerInfo(), Ld->isVolatile(), Ld->isNonTemporal(),
13313                   Ld->isInvariant(), Ld->getAlignment());
13314     } else {
13315       assert(MemSz < 128 &&
13316              "Can't extend a type wider than 128 bits to a 256 bit vector!");
13317       // Do an sext load to a 128-bit vector type. We want to use the same
13318       // number of elements, but elements half as wide. This will end up being
13319       // recursively lowered by this routine, but will succeed as we definitely
13320       // have all the necessary features if we're using AVX1.
13321       EVT HalfEltVT =
13322           EVT::getIntegerVT(*DAG.getContext(), RegVT.getScalarSizeInBits() / 2);
13323       EVT HalfVecVT = EVT::getVectorVT(*DAG.getContext(), HalfEltVT, NumElems);
13324       Load =
13325           DAG.getExtLoad(Ext, dl, HalfVecVT, Ld->getChain(), Ld->getBasePtr(),
13326                          Ld->getPointerInfo(), MemVT, Ld->isVolatile(),
13327                          Ld->isNonTemporal(), Ld->isInvariant(),
13328                          Ld->getAlignment());
13329     }
13330
13331     // Replace chain users with the new chain.
13332     assert(Load->getNumValues() == 2 && "Loads must carry a chain!");
13333     DAG.ReplaceAllUsesOfValueWith(SDValue(Ld, 1), Load.getValue(1));
13334
13335     // Finally, do a normal sign-extend to the desired register.
13336     return DAG.getSExtOrTrunc(Load, dl, RegVT);
13337   }
13338
13339   // All sizes must be a power of two.
13340   assert(isPowerOf2_32(RegSz * MemSz * NumElems) &&
13341          "Non-power-of-two elements are not custom lowered!");
13342
13343   // Attempt to load the original value using scalar loads.
13344   // Find the largest scalar type that divides the total loaded size.
13345   MVT SclrLoadTy = MVT::i8;
13346   for (unsigned tp = MVT::FIRST_INTEGER_VALUETYPE;
13347        tp < MVT::LAST_INTEGER_VALUETYPE; ++tp) {
13348     MVT Tp = (MVT::SimpleValueType)tp;
13349     if (TLI.isTypeLegal(Tp) && ((MemSz % Tp.getSizeInBits()) == 0)) {
13350       SclrLoadTy = Tp;
13351     }
13352   }
13353
13354   // On 32bit systems, we can't save 64bit integers. Try bitcasting to F64.
13355   if (TLI.isTypeLegal(MVT::f64) && SclrLoadTy.getSizeInBits() < 64 &&
13356       (64 <= MemSz))
13357     SclrLoadTy = MVT::f64;
13358
13359   // Calculate the number of scalar loads that we need to perform
13360   // in order to load our vector from memory.
13361   unsigned NumLoads = MemSz / SclrLoadTy.getSizeInBits();
13362
13363   assert((Ext != ISD::SEXTLOAD || NumLoads == 1) &&
13364          "Can only lower sext loads with a single scalar load!");
13365
13366   unsigned loadRegZize = RegSz;
13367   if (Ext == ISD::SEXTLOAD && RegSz == 256)
13368     loadRegZize /= 2;
13369
13370   // Represent our vector as a sequence of elements which are the
13371   // largest scalar that we can load.
13372   EVT LoadUnitVecVT = EVT::getVectorVT(
13373       *DAG.getContext(), SclrLoadTy, loadRegZize / SclrLoadTy.getSizeInBits());
13374
13375   // Represent the data using the same element type that is stored in
13376   // memory. In practice, we ''widen'' MemVT.
13377   EVT WideVecVT =
13378       EVT::getVectorVT(*DAG.getContext(), MemVT.getScalarType(),
13379                        loadRegZize / MemVT.getScalarType().getSizeInBits());
13380
13381   assert(WideVecVT.getSizeInBits() == LoadUnitVecVT.getSizeInBits() &&
13382          "Invalid vector type");
13383
13384   // We can't shuffle using an illegal type.
13385   assert(TLI.isTypeLegal(WideVecVT) &&
13386          "We only lower types that form legal widened vector types");
13387
13388   SmallVector<SDValue, 8> Chains;
13389   SDValue Ptr = Ld->getBasePtr();
13390   SDValue Increment =
13391       DAG.getConstant(SclrLoadTy.getSizeInBits() / 8, TLI.getPointerTy());
13392   SDValue Res = DAG.getUNDEF(LoadUnitVecVT);
13393
13394   for (unsigned i = 0; i < NumLoads; ++i) {
13395     // Perform a single load.
13396     SDValue ScalarLoad =
13397         DAG.getLoad(SclrLoadTy, dl, Ld->getChain(), Ptr, Ld->getPointerInfo(),
13398                     Ld->isVolatile(), Ld->isNonTemporal(), Ld->isInvariant(),
13399                     Ld->getAlignment());
13400     Chains.push_back(ScalarLoad.getValue(1));
13401     // Create the first element type using SCALAR_TO_VECTOR in order to avoid
13402     // another round of DAGCombining.
13403     if (i == 0)
13404       Res = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, LoadUnitVecVT, ScalarLoad);
13405     else
13406       Res = DAG.getNode(ISD::INSERT_VECTOR_ELT, dl, LoadUnitVecVT, Res,
13407                         ScalarLoad, DAG.getIntPtrConstant(i));
13408
13409     Ptr = DAG.getNode(ISD::ADD, dl, Ptr.getValueType(), Ptr, Increment);
13410   }
13411
13412   SDValue TF = DAG.getNode(ISD::TokenFactor, dl, MVT::Other, Chains);
13413
13414   // Bitcast the loaded value to a vector of the original element type, in
13415   // the size of the target vector type.
13416   SDValue SlicedVec = DAG.getNode(ISD::BITCAST, dl, WideVecVT, Res);
13417   unsigned SizeRatio = RegSz / MemSz;
13418
13419   if (Ext == ISD::SEXTLOAD) {
13420     // If we have SSE4.1, we can directly emit a VSEXT node.
13421     if (Subtarget->hasSSE41()) {
13422       SDValue Sext = DAG.getNode(X86ISD::VSEXT, dl, RegVT, SlicedVec);
13423       DAG.ReplaceAllUsesOfValueWith(SDValue(Ld, 1), TF);
13424       return Sext;
13425     }
13426
13427     // Otherwise we'll shuffle the small elements in the high bits of the
13428     // larger type and perform an arithmetic shift. If the shift is not legal
13429     // it's better to scalarize.
13430     assert(TLI.isOperationLegalOrCustom(ISD::SRA, RegVT) &&
13431            "We can't implement a sext load without an arithmetic right shift!");
13432
13433     // Redistribute the loaded elements into the different locations.
13434     SmallVector<int, 16> ShuffleVec(NumElems * SizeRatio, -1);
13435     for (unsigned i = 0; i != NumElems; ++i)
13436       ShuffleVec[i * SizeRatio + SizeRatio - 1] = i;
13437
13438     SDValue Shuff = DAG.getVectorShuffle(
13439         WideVecVT, dl, SlicedVec, DAG.getUNDEF(WideVecVT), &ShuffleVec[0]);
13440
13441     Shuff = DAG.getNode(ISD::BITCAST, dl, RegVT, Shuff);
13442
13443     // Build the arithmetic shift.
13444     unsigned Amt = RegVT.getVectorElementType().getSizeInBits() -
13445                    MemVT.getVectorElementType().getSizeInBits();
13446     Shuff =
13447         DAG.getNode(ISD::SRA, dl, RegVT, Shuff, DAG.getConstant(Amt, RegVT));
13448
13449     DAG.ReplaceAllUsesOfValueWith(SDValue(Ld, 1), TF);
13450     return Shuff;
13451   }
13452
13453   // Redistribute the loaded elements into the different locations.
13454   SmallVector<int, 16> ShuffleVec(NumElems * SizeRatio, -1);
13455   for (unsigned i = 0; i != NumElems; ++i)
13456     ShuffleVec[i * SizeRatio] = i;
13457
13458   SDValue Shuff = DAG.getVectorShuffle(WideVecVT, dl, SlicedVec,
13459                                        DAG.getUNDEF(WideVecVT), &ShuffleVec[0]);
13460
13461   // Bitcast to the requested type.
13462   Shuff = DAG.getNode(ISD::BITCAST, dl, RegVT, Shuff);
13463   DAG.ReplaceAllUsesOfValueWith(SDValue(Ld, 1), TF);
13464   return Shuff;
13465 }
13466
13467 // isAndOrOfSingleUseSetCCs - Return true if node is an ISD::AND or
13468 // ISD::OR of two X86ISD::SETCC nodes each of which has no other use apart
13469 // from the AND / OR.
13470 static bool isAndOrOfSetCCs(SDValue Op, unsigned &Opc) {
13471   Opc = Op.getOpcode();
13472   if (Opc != ISD::OR && Opc != ISD::AND)
13473     return false;
13474   return (Op.getOperand(0).getOpcode() == X86ISD::SETCC &&
13475           Op.getOperand(0).hasOneUse() &&
13476           Op.getOperand(1).getOpcode() == X86ISD::SETCC &&
13477           Op.getOperand(1).hasOneUse());
13478 }
13479
13480 // isXor1OfSetCC - Return true if node is an ISD::XOR of a X86ISD::SETCC and
13481 // 1 and that the SETCC node has a single use.
13482 static bool isXor1OfSetCC(SDValue Op) {
13483   if (Op.getOpcode() != ISD::XOR)
13484     return false;
13485   ConstantSDNode *N1C = dyn_cast<ConstantSDNode>(Op.getOperand(1));
13486   if (N1C && N1C->getAPIntValue() == 1) {
13487     return Op.getOperand(0).getOpcode() == X86ISD::SETCC &&
13488       Op.getOperand(0).hasOneUse();
13489   }
13490   return false;
13491 }
13492
13493 SDValue X86TargetLowering::LowerBRCOND(SDValue Op, SelectionDAG &DAG) const {
13494   bool addTest = true;
13495   SDValue Chain = Op.getOperand(0);
13496   SDValue Cond  = Op.getOperand(1);
13497   SDValue Dest  = Op.getOperand(2);
13498   SDLoc dl(Op);
13499   SDValue CC;
13500   bool Inverted = false;
13501
13502   if (Cond.getOpcode() == ISD::SETCC) {
13503     // Check for setcc([su]{add,sub,mul}o == 0).
13504     if (cast<CondCodeSDNode>(Cond.getOperand(2))->get() == ISD::SETEQ &&
13505         isa<ConstantSDNode>(Cond.getOperand(1)) &&
13506         cast<ConstantSDNode>(Cond.getOperand(1))->isNullValue() &&
13507         Cond.getOperand(0).getResNo() == 1 &&
13508         (Cond.getOperand(0).getOpcode() == ISD::SADDO ||
13509          Cond.getOperand(0).getOpcode() == ISD::UADDO ||
13510          Cond.getOperand(0).getOpcode() == ISD::SSUBO ||
13511          Cond.getOperand(0).getOpcode() == ISD::USUBO ||
13512          Cond.getOperand(0).getOpcode() == ISD::SMULO ||
13513          Cond.getOperand(0).getOpcode() == ISD::UMULO)) {
13514       Inverted = true;
13515       Cond = Cond.getOperand(0);
13516     } else {
13517       SDValue NewCond = LowerSETCC(Cond, DAG);
13518       if (NewCond.getNode())
13519         Cond = NewCond;
13520     }
13521   }
13522 #if 0
13523   // FIXME: LowerXALUO doesn't handle these!!
13524   else if (Cond.getOpcode() == X86ISD::ADD  ||
13525            Cond.getOpcode() == X86ISD::SUB  ||
13526            Cond.getOpcode() == X86ISD::SMUL ||
13527            Cond.getOpcode() == X86ISD::UMUL)
13528     Cond = LowerXALUO(Cond, DAG);
13529 #endif
13530
13531   // Look pass (and (setcc_carry (cmp ...)), 1).
13532   if (Cond.getOpcode() == ISD::AND &&
13533       Cond.getOperand(0).getOpcode() == X86ISD::SETCC_CARRY) {
13534     ConstantSDNode *C = dyn_cast<ConstantSDNode>(Cond.getOperand(1));
13535     if (C && C->getAPIntValue() == 1)
13536       Cond = Cond.getOperand(0);
13537   }
13538
13539   // If condition flag is set by a X86ISD::CMP, then use it as the condition
13540   // setting operand in place of the X86ISD::SETCC.
13541   unsigned CondOpcode = Cond.getOpcode();
13542   if (CondOpcode == X86ISD::SETCC ||
13543       CondOpcode == X86ISD::SETCC_CARRY) {
13544     CC = Cond.getOperand(0);
13545
13546     SDValue Cmp = Cond.getOperand(1);
13547     unsigned Opc = Cmp.getOpcode();
13548     // FIXME: WHY THE SPECIAL CASING OF LogicalCmp??
13549     if (isX86LogicalCmp(Cmp) || Opc == X86ISD::BT) {
13550       Cond = Cmp;
13551       addTest = false;
13552     } else {
13553       switch (cast<ConstantSDNode>(CC)->getZExtValue()) {
13554       default: break;
13555       case X86::COND_O:
13556       case X86::COND_B:
13557         // These can only come from an arithmetic instruction with overflow,
13558         // e.g. SADDO, UADDO.
13559         Cond = Cond.getNode()->getOperand(1);
13560         addTest = false;
13561         break;
13562       }
13563     }
13564   }
13565   CondOpcode = Cond.getOpcode();
13566   if (CondOpcode == ISD::UADDO || CondOpcode == ISD::SADDO ||
13567       CondOpcode == ISD::USUBO || CondOpcode == ISD::SSUBO ||
13568       ((CondOpcode == ISD::UMULO || CondOpcode == ISD::SMULO) &&
13569        Cond.getOperand(0).getValueType() != MVT::i8)) {
13570     SDValue LHS = Cond.getOperand(0);
13571     SDValue RHS = Cond.getOperand(1);
13572     unsigned X86Opcode;
13573     unsigned X86Cond;
13574     SDVTList VTs;
13575     // Keep this in sync with LowerXALUO, otherwise we might create redundant
13576     // instructions that can't be removed afterwards (i.e. X86ISD::ADD and
13577     // X86ISD::INC).
13578     switch (CondOpcode) {
13579     case ISD::UADDO: X86Opcode = X86ISD::ADD; X86Cond = X86::COND_B; break;
13580     case ISD::SADDO:
13581       if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(RHS))
13582         if (C->isOne()) {
13583           X86Opcode = X86ISD::INC; X86Cond = X86::COND_O;
13584           break;
13585         }
13586       X86Opcode = X86ISD::ADD; X86Cond = X86::COND_O; break;
13587     case ISD::USUBO: X86Opcode = X86ISD::SUB; X86Cond = X86::COND_B; break;
13588     case ISD::SSUBO:
13589       if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(RHS))
13590         if (C->isOne()) {
13591           X86Opcode = X86ISD::DEC; X86Cond = X86::COND_O;
13592           break;
13593         }
13594       X86Opcode = X86ISD::SUB; X86Cond = X86::COND_O; break;
13595     case ISD::UMULO: X86Opcode = X86ISD::UMUL; X86Cond = X86::COND_O; break;
13596     case ISD::SMULO: X86Opcode = X86ISD::SMUL; X86Cond = X86::COND_O; break;
13597     default: llvm_unreachable("unexpected overflowing operator");
13598     }
13599     if (Inverted)
13600       X86Cond = X86::GetOppositeBranchCondition((X86::CondCode)X86Cond);
13601     if (CondOpcode == ISD::UMULO)
13602       VTs = DAG.getVTList(LHS.getValueType(), LHS.getValueType(),
13603                           MVT::i32);
13604     else
13605       VTs = DAG.getVTList(LHS.getValueType(), MVT::i32);
13606
13607     SDValue X86Op = DAG.getNode(X86Opcode, dl, VTs, LHS, RHS);
13608
13609     if (CondOpcode == ISD::UMULO)
13610       Cond = X86Op.getValue(2);
13611     else
13612       Cond = X86Op.getValue(1);
13613
13614     CC = DAG.getConstant(X86Cond, MVT::i8);
13615     addTest = false;
13616   } else {
13617     unsigned CondOpc;
13618     if (Cond.hasOneUse() && isAndOrOfSetCCs(Cond, CondOpc)) {
13619       SDValue Cmp = Cond.getOperand(0).getOperand(1);
13620       if (CondOpc == ISD::OR) {
13621         // Also, recognize the pattern generated by an FCMP_UNE. We can emit
13622         // two branches instead of an explicit OR instruction with a
13623         // separate test.
13624         if (Cmp == Cond.getOperand(1).getOperand(1) &&
13625             isX86LogicalCmp(Cmp)) {
13626           CC = Cond.getOperand(0).getOperand(0);
13627           Chain = DAG.getNode(X86ISD::BRCOND, dl, Op.getValueType(),
13628                               Chain, Dest, CC, Cmp);
13629           CC = Cond.getOperand(1).getOperand(0);
13630           Cond = Cmp;
13631           addTest = false;
13632         }
13633       } else { // ISD::AND
13634         // Also, recognize the pattern generated by an FCMP_OEQ. We can emit
13635         // two branches instead of an explicit AND instruction with a
13636         // separate test. However, we only do this if this block doesn't
13637         // have a fall-through edge, because this requires an explicit
13638         // jmp when the condition is false.
13639         if (Cmp == Cond.getOperand(1).getOperand(1) &&
13640             isX86LogicalCmp(Cmp) &&
13641             Op.getNode()->hasOneUse()) {
13642           X86::CondCode CCode =
13643             (X86::CondCode)Cond.getOperand(0).getConstantOperandVal(0);
13644           CCode = X86::GetOppositeBranchCondition(CCode);
13645           CC = DAG.getConstant(CCode, MVT::i8);
13646           SDNode *User = *Op.getNode()->use_begin();
13647           // Look for an unconditional branch following this conditional branch.
13648           // We need this because we need to reverse the successors in order
13649           // to implement FCMP_OEQ.
13650           if (User->getOpcode() == ISD::BR) {
13651             SDValue FalseBB = User->getOperand(1);
13652             SDNode *NewBR =
13653               DAG.UpdateNodeOperands(User, User->getOperand(0), Dest);
13654             assert(NewBR == User);
13655             (void)NewBR;
13656             Dest = FalseBB;
13657
13658             Chain = DAG.getNode(X86ISD::BRCOND, dl, Op.getValueType(),
13659                                 Chain, Dest, CC, Cmp);
13660             X86::CondCode CCode =
13661               (X86::CondCode)Cond.getOperand(1).getConstantOperandVal(0);
13662             CCode = X86::GetOppositeBranchCondition(CCode);
13663             CC = DAG.getConstant(CCode, MVT::i8);
13664             Cond = Cmp;
13665             addTest = false;
13666           }
13667         }
13668       }
13669     } else if (Cond.hasOneUse() && isXor1OfSetCC(Cond)) {
13670       // Recognize for xorb (setcc), 1 patterns. The xor inverts the condition.
13671       // It should be transformed during dag combiner except when the condition
13672       // is set by a arithmetics with overflow node.
13673       X86::CondCode CCode =
13674         (X86::CondCode)Cond.getOperand(0).getConstantOperandVal(0);
13675       CCode = X86::GetOppositeBranchCondition(CCode);
13676       CC = DAG.getConstant(CCode, MVT::i8);
13677       Cond = Cond.getOperand(0).getOperand(1);
13678       addTest = false;
13679     } else if (Cond.getOpcode() == ISD::SETCC &&
13680                cast<CondCodeSDNode>(Cond.getOperand(2))->get() == ISD::SETOEQ) {
13681       // For FCMP_OEQ, we can emit
13682       // two branches instead of an explicit AND instruction with a
13683       // separate test. However, we only do this if this block doesn't
13684       // have a fall-through edge, because this requires an explicit
13685       // jmp when the condition is false.
13686       if (Op.getNode()->hasOneUse()) {
13687         SDNode *User = *Op.getNode()->use_begin();
13688         // Look for an unconditional branch following this conditional branch.
13689         // We need this because we need to reverse the successors in order
13690         // to implement FCMP_OEQ.
13691         if (User->getOpcode() == ISD::BR) {
13692           SDValue FalseBB = User->getOperand(1);
13693           SDNode *NewBR =
13694             DAG.UpdateNodeOperands(User, User->getOperand(0), Dest);
13695           assert(NewBR == User);
13696           (void)NewBR;
13697           Dest = FalseBB;
13698
13699           SDValue Cmp = DAG.getNode(X86ISD::CMP, dl, MVT::i32,
13700                                     Cond.getOperand(0), Cond.getOperand(1));
13701           Cmp = ConvertCmpIfNecessary(Cmp, DAG);
13702           CC = DAG.getConstant(X86::COND_NE, MVT::i8);
13703           Chain = DAG.getNode(X86ISD::BRCOND, dl, Op.getValueType(),
13704                               Chain, Dest, CC, Cmp);
13705           CC = DAG.getConstant(X86::COND_P, MVT::i8);
13706           Cond = Cmp;
13707           addTest = false;
13708         }
13709       }
13710     } else if (Cond.getOpcode() == ISD::SETCC &&
13711                cast<CondCodeSDNode>(Cond.getOperand(2))->get() == ISD::SETUNE) {
13712       // For FCMP_UNE, we can emit
13713       // two branches instead of an explicit AND instruction with a
13714       // separate test. However, we only do this if this block doesn't
13715       // have a fall-through edge, because this requires an explicit
13716       // jmp when the condition is false.
13717       if (Op.getNode()->hasOneUse()) {
13718         SDNode *User = *Op.getNode()->use_begin();
13719         // Look for an unconditional branch following this conditional branch.
13720         // We need this because we need to reverse the successors in order
13721         // to implement FCMP_UNE.
13722         if (User->getOpcode() == ISD::BR) {
13723           SDValue FalseBB = User->getOperand(1);
13724           SDNode *NewBR =
13725             DAG.UpdateNodeOperands(User, User->getOperand(0), Dest);
13726           assert(NewBR == User);
13727           (void)NewBR;
13728
13729           SDValue Cmp = DAG.getNode(X86ISD::CMP, dl, MVT::i32,
13730                                     Cond.getOperand(0), Cond.getOperand(1));
13731           Cmp = ConvertCmpIfNecessary(Cmp, DAG);
13732           CC = DAG.getConstant(X86::COND_NE, MVT::i8);
13733           Chain = DAG.getNode(X86ISD::BRCOND, dl, Op.getValueType(),
13734                               Chain, Dest, CC, Cmp);
13735           CC = DAG.getConstant(X86::COND_NP, MVT::i8);
13736           Cond = Cmp;
13737           addTest = false;
13738           Dest = FalseBB;
13739         }
13740       }
13741     }
13742   }
13743
13744   if (addTest) {
13745     // Look pass the truncate if the high bits are known zero.
13746     if (isTruncWithZeroHighBitsInput(Cond, DAG))
13747         Cond = Cond.getOperand(0);
13748
13749     // We know the result of AND is compared against zero. Try to match
13750     // it to BT.
13751     if (Cond.getOpcode() == ISD::AND && Cond.hasOneUse()) {
13752       SDValue NewSetCC = LowerToBT(Cond, ISD::SETNE, dl, DAG);
13753       if (NewSetCC.getNode()) {
13754         CC = NewSetCC.getOperand(0);
13755         Cond = NewSetCC.getOperand(1);
13756         addTest = false;
13757       }
13758     }
13759   }
13760
13761   if (addTest) {
13762     X86::CondCode X86Cond = Inverted ? X86::COND_E : X86::COND_NE;
13763     CC = DAG.getConstant(X86Cond, MVT::i8);
13764     Cond = EmitTest(Cond, X86Cond, dl, DAG);
13765   }
13766   Cond = ConvertCmpIfNecessary(Cond, DAG);
13767   return DAG.getNode(X86ISD::BRCOND, dl, Op.getValueType(),
13768                      Chain, Dest, CC, Cond);
13769 }
13770
13771 // Lower dynamic stack allocation to _alloca call for Cygwin/Mingw targets.
13772 // Calls to _alloca are needed to probe the stack when allocating more than 4k
13773 // bytes in one go. Touching the stack at 4K increments is necessary to ensure
13774 // that the guard pages used by the OS virtual memory manager are allocated in
13775 // correct sequence.
13776 SDValue
13777 X86TargetLowering::LowerDYNAMIC_STACKALLOC(SDValue Op,
13778                                            SelectionDAG &DAG) const {
13779   MachineFunction &MF = DAG.getMachineFunction();
13780   bool SplitStack = MF.shouldSplitStack();
13781   bool Lower = (Subtarget->isOSWindows() && !Subtarget->isTargetMacho()) ||
13782                SplitStack;
13783   SDLoc dl(Op);
13784
13785   if (!Lower) {
13786     const TargetLowering &TLI = DAG.getTargetLoweringInfo();
13787     SDNode* Node = Op.getNode();
13788
13789     unsigned SPReg = TLI.getStackPointerRegisterToSaveRestore();
13790     assert(SPReg && "Target cannot require DYNAMIC_STACKALLOC expansion and"
13791         " not tell us which reg is the stack pointer!");
13792     EVT VT = Node->getValueType(0);
13793     SDValue Tmp1 = SDValue(Node, 0);
13794     SDValue Tmp2 = SDValue(Node, 1);
13795     SDValue Tmp3 = Node->getOperand(2);
13796     SDValue Chain = Tmp1.getOperand(0);
13797
13798     // Chain the dynamic stack allocation so that it doesn't modify the stack
13799     // pointer when other instructions are using the stack.
13800     Chain = DAG.getCALLSEQ_START(Chain, DAG.getIntPtrConstant(0, true),
13801         SDLoc(Node));
13802
13803     SDValue Size = Tmp2.getOperand(1);
13804     SDValue SP = DAG.getCopyFromReg(Chain, dl, SPReg, VT);
13805     Chain = SP.getValue(1);
13806     unsigned Align = cast<ConstantSDNode>(Tmp3)->getZExtValue();
13807     const TargetFrameLowering &TFI = *DAG.getSubtarget().getFrameLowering();
13808     unsigned StackAlign = TFI.getStackAlignment();
13809     Tmp1 = DAG.getNode(ISD::SUB, dl, VT, SP, Size); // Value
13810     if (Align > StackAlign)
13811       Tmp1 = DAG.getNode(ISD::AND, dl, VT, Tmp1,
13812           DAG.getConstant(-(uint64_t)Align, VT));
13813     Chain = DAG.getCopyToReg(Chain, dl, SPReg, Tmp1); // Output chain
13814
13815     Tmp2 = DAG.getCALLSEQ_END(Chain, DAG.getIntPtrConstant(0, true),
13816         DAG.getIntPtrConstant(0, true), SDValue(),
13817         SDLoc(Node));
13818
13819     SDValue Ops[2] = { Tmp1, Tmp2 };
13820     return DAG.getMergeValues(Ops, dl);
13821   }
13822
13823   // Get the inputs.
13824   SDValue Chain = Op.getOperand(0);
13825   SDValue Size  = Op.getOperand(1);
13826   unsigned Align = cast<ConstantSDNode>(Op.getOperand(2))->getZExtValue();
13827   EVT VT = Op.getNode()->getValueType(0);
13828
13829   bool Is64Bit = Subtarget->is64Bit();
13830   EVT SPTy = Is64Bit ? MVT::i64 : MVT::i32;
13831
13832   if (SplitStack) {
13833     MachineRegisterInfo &MRI = MF.getRegInfo();
13834
13835     if (Is64Bit) {
13836       // The 64 bit implementation of segmented stacks needs to clobber both r10
13837       // r11. This makes it impossible to use it along with nested parameters.
13838       const Function *F = MF.getFunction();
13839
13840       for (Function::const_arg_iterator I = F->arg_begin(), E = F->arg_end();
13841            I != E; ++I)
13842         if (I->hasNestAttr())
13843           report_fatal_error("Cannot use segmented stacks with functions that "
13844                              "have nested arguments.");
13845     }
13846
13847     const TargetRegisterClass *AddrRegClass =
13848       getRegClassFor(Subtarget->is64Bit() ? MVT::i64:MVT::i32);
13849     unsigned Vreg = MRI.createVirtualRegister(AddrRegClass);
13850     Chain = DAG.getCopyToReg(Chain, dl, Vreg, Size);
13851     SDValue Value = DAG.getNode(X86ISD::SEG_ALLOCA, dl, SPTy, Chain,
13852                                 DAG.getRegister(Vreg, SPTy));
13853     SDValue Ops1[2] = { Value, Chain };
13854     return DAG.getMergeValues(Ops1, dl);
13855   } else {
13856     SDValue Flag;
13857     unsigned Reg = (Subtarget->is64Bit() ? X86::RAX : X86::EAX);
13858
13859     Chain = DAG.getCopyToReg(Chain, dl, Reg, Size, Flag);
13860     Flag = Chain.getValue(1);
13861     SDVTList NodeTys = DAG.getVTList(MVT::Other, MVT::Glue);
13862
13863     Chain = DAG.getNode(X86ISD::WIN_ALLOCA, dl, NodeTys, Chain, Flag);
13864
13865     const X86RegisterInfo *RegInfo = static_cast<const X86RegisterInfo *>(
13866         DAG.getSubtarget().getRegisterInfo());
13867     unsigned SPReg = RegInfo->getStackRegister();
13868     SDValue SP = DAG.getCopyFromReg(Chain, dl, SPReg, SPTy);
13869     Chain = SP.getValue(1);
13870
13871     if (Align) {
13872       SP = DAG.getNode(ISD::AND, dl, VT, SP.getValue(0),
13873                        DAG.getConstant(-(uint64_t)Align, VT));
13874       Chain = DAG.getCopyToReg(Chain, dl, SPReg, SP);
13875     }
13876
13877     SDValue Ops1[2] = { SP, Chain };
13878     return DAG.getMergeValues(Ops1, dl);
13879   }
13880 }
13881
13882 SDValue X86TargetLowering::LowerVASTART(SDValue Op, SelectionDAG &DAG) const {
13883   MachineFunction &MF = DAG.getMachineFunction();
13884   X86MachineFunctionInfo *FuncInfo = MF.getInfo<X86MachineFunctionInfo>();
13885
13886   const Value *SV = cast<SrcValueSDNode>(Op.getOperand(2))->getValue();
13887   SDLoc DL(Op);
13888
13889   if (!Subtarget->is64Bit() || Subtarget->isTargetWin64()) {
13890     // vastart just stores the address of the VarArgsFrameIndex slot into the
13891     // memory location argument.
13892     SDValue FR = DAG.getFrameIndex(FuncInfo->getVarArgsFrameIndex(),
13893                                    getPointerTy());
13894     return DAG.getStore(Op.getOperand(0), DL, FR, Op.getOperand(1),
13895                         MachinePointerInfo(SV), false, false, 0);
13896   }
13897
13898   // __va_list_tag:
13899   //   gp_offset         (0 - 6 * 8)
13900   //   fp_offset         (48 - 48 + 8 * 16)
13901   //   overflow_arg_area (point to parameters coming in memory).
13902   //   reg_save_area
13903   SmallVector<SDValue, 8> MemOps;
13904   SDValue FIN = Op.getOperand(1);
13905   // Store gp_offset
13906   SDValue Store = DAG.getStore(Op.getOperand(0), DL,
13907                                DAG.getConstant(FuncInfo->getVarArgsGPOffset(),
13908                                                MVT::i32),
13909                                FIN, MachinePointerInfo(SV), false, false, 0);
13910   MemOps.push_back(Store);
13911
13912   // Store fp_offset
13913   FIN = DAG.getNode(ISD::ADD, DL, getPointerTy(),
13914                     FIN, DAG.getIntPtrConstant(4));
13915   Store = DAG.getStore(Op.getOperand(0), DL,
13916                        DAG.getConstant(FuncInfo->getVarArgsFPOffset(),
13917                                        MVT::i32),
13918                        FIN, MachinePointerInfo(SV, 4), false, false, 0);
13919   MemOps.push_back(Store);
13920
13921   // Store ptr to overflow_arg_area
13922   FIN = DAG.getNode(ISD::ADD, DL, getPointerTy(),
13923                     FIN, DAG.getIntPtrConstant(4));
13924   SDValue OVFIN = DAG.getFrameIndex(FuncInfo->getVarArgsFrameIndex(),
13925                                     getPointerTy());
13926   Store = DAG.getStore(Op.getOperand(0), DL, OVFIN, FIN,
13927                        MachinePointerInfo(SV, 8),
13928                        false, false, 0);
13929   MemOps.push_back(Store);
13930
13931   // Store ptr to reg_save_area.
13932   FIN = DAG.getNode(ISD::ADD, DL, getPointerTy(),
13933                     FIN, DAG.getIntPtrConstant(8));
13934   SDValue RSFIN = DAG.getFrameIndex(FuncInfo->getRegSaveFrameIndex(),
13935                                     getPointerTy());
13936   Store = DAG.getStore(Op.getOperand(0), DL, RSFIN, FIN,
13937                        MachinePointerInfo(SV, 16), false, false, 0);
13938   MemOps.push_back(Store);
13939   return DAG.getNode(ISD::TokenFactor, DL, MVT::Other, MemOps);
13940 }
13941
13942 SDValue X86TargetLowering::LowerVAARG(SDValue Op, SelectionDAG &DAG) const {
13943   assert(Subtarget->is64Bit() &&
13944          "LowerVAARG only handles 64-bit va_arg!");
13945   assert((Subtarget->isTargetLinux() ||
13946           Subtarget->isTargetDarwin()) &&
13947           "Unhandled target in LowerVAARG");
13948   assert(Op.getNode()->getNumOperands() == 4);
13949   SDValue Chain = Op.getOperand(0);
13950   SDValue SrcPtr = Op.getOperand(1);
13951   const Value *SV = cast<SrcValueSDNode>(Op.getOperand(2))->getValue();
13952   unsigned Align = Op.getConstantOperandVal(3);
13953   SDLoc dl(Op);
13954
13955   EVT ArgVT = Op.getNode()->getValueType(0);
13956   Type *ArgTy = ArgVT.getTypeForEVT(*DAG.getContext());
13957   uint32_t ArgSize = getDataLayout()->getTypeAllocSize(ArgTy);
13958   uint8_t ArgMode;
13959
13960   // Decide which area this value should be read from.
13961   // TODO: Implement the AMD64 ABI in its entirety. This simple
13962   // selection mechanism works only for the basic types.
13963   if (ArgVT == MVT::f80) {
13964     llvm_unreachable("va_arg for f80 not yet implemented");
13965   } else if (ArgVT.isFloatingPoint() && ArgSize <= 16 /*bytes*/) {
13966     ArgMode = 2;  // Argument passed in XMM register. Use fp_offset.
13967   } else if (ArgVT.isInteger() && ArgSize <= 32 /*bytes*/) {
13968     ArgMode = 1;  // Argument passed in GPR64 register(s). Use gp_offset.
13969   } else {
13970     llvm_unreachable("Unhandled argument type in LowerVAARG");
13971   }
13972
13973   if (ArgMode == 2) {
13974     // Sanity Check: Make sure using fp_offset makes sense.
13975     assert(!DAG.getTarget().Options.UseSoftFloat &&
13976            !(DAG.getMachineFunction()
13977                 .getFunction()->getAttributes()
13978                 .hasAttribute(AttributeSet::FunctionIndex,
13979                               Attribute::NoImplicitFloat)) &&
13980            Subtarget->hasSSE1());
13981   }
13982
13983   // Insert VAARG_64 node into the DAG
13984   // VAARG_64 returns two values: Variable Argument Address, Chain
13985   SmallVector<SDValue, 11> InstOps;
13986   InstOps.push_back(Chain);
13987   InstOps.push_back(SrcPtr);
13988   InstOps.push_back(DAG.getConstant(ArgSize, MVT::i32));
13989   InstOps.push_back(DAG.getConstant(ArgMode, MVT::i8));
13990   InstOps.push_back(DAG.getConstant(Align, MVT::i32));
13991   SDVTList VTs = DAG.getVTList(getPointerTy(), MVT::Other);
13992   SDValue VAARG = DAG.getMemIntrinsicNode(X86ISD::VAARG_64, dl,
13993                                           VTs, InstOps, MVT::i64,
13994                                           MachinePointerInfo(SV),
13995                                           /*Align=*/0,
13996                                           /*Volatile=*/false,
13997                                           /*ReadMem=*/true,
13998                                           /*WriteMem=*/true);
13999   Chain = VAARG.getValue(1);
14000
14001   // Load the next argument and return it
14002   return DAG.getLoad(ArgVT, dl,
14003                      Chain,
14004                      VAARG,
14005                      MachinePointerInfo(),
14006                      false, false, false, 0);
14007 }
14008
14009 static SDValue LowerVACOPY(SDValue Op, const X86Subtarget *Subtarget,
14010                            SelectionDAG &DAG) {
14011   // X86-64 va_list is a struct { i32, i32, i8*, i8* }.
14012   assert(Subtarget->is64Bit() && "This code only handles 64-bit va_copy!");
14013   SDValue Chain = Op.getOperand(0);
14014   SDValue DstPtr = Op.getOperand(1);
14015   SDValue SrcPtr = Op.getOperand(2);
14016   const Value *DstSV = cast<SrcValueSDNode>(Op.getOperand(3))->getValue();
14017   const Value *SrcSV = cast<SrcValueSDNode>(Op.getOperand(4))->getValue();
14018   SDLoc DL(Op);
14019
14020   return DAG.getMemcpy(Chain, DL, DstPtr, SrcPtr,
14021                        DAG.getIntPtrConstant(24), 8, /*isVolatile*/false,
14022                        false,
14023                        MachinePointerInfo(DstSV), MachinePointerInfo(SrcSV));
14024 }
14025
14026 // getTargetVShiftByConstNode - Handle vector element shifts where the shift
14027 // amount is a constant. Takes immediate version of shift as input.
14028 static SDValue getTargetVShiftByConstNode(unsigned Opc, SDLoc dl, MVT VT,
14029                                           SDValue SrcOp, uint64_t ShiftAmt,
14030                                           SelectionDAG &DAG) {
14031   MVT ElementType = VT.getVectorElementType();
14032
14033   // Fold this packed shift into its first operand if ShiftAmt is 0.
14034   if (ShiftAmt == 0)
14035     return SrcOp;
14036
14037   // Check for ShiftAmt >= element width
14038   if (ShiftAmt >= ElementType.getSizeInBits()) {
14039     if (Opc == X86ISD::VSRAI)
14040       ShiftAmt = ElementType.getSizeInBits() - 1;
14041     else
14042       return DAG.getConstant(0, VT);
14043   }
14044
14045   assert((Opc == X86ISD::VSHLI || Opc == X86ISD::VSRLI || Opc == X86ISD::VSRAI)
14046          && "Unknown target vector shift-by-constant node");
14047
14048   // Fold this packed vector shift into a build vector if SrcOp is a
14049   // vector of Constants or UNDEFs, and SrcOp valuetype is the same as VT.
14050   if (VT == SrcOp.getSimpleValueType() &&
14051       ISD::isBuildVectorOfConstantSDNodes(SrcOp.getNode())) {
14052     SmallVector<SDValue, 8> Elts;
14053     unsigned NumElts = SrcOp->getNumOperands();
14054     ConstantSDNode *ND;
14055
14056     switch(Opc) {
14057     default: llvm_unreachable(nullptr);
14058     case X86ISD::VSHLI:
14059       for (unsigned i=0; i!=NumElts; ++i) {
14060         SDValue CurrentOp = SrcOp->getOperand(i);
14061         if (CurrentOp->getOpcode() == ISD::UNDEF) {
14062           Elts.push_back(CurrentOp);
14063           continue;
14064         }
14065         ND = cast<ConstantSDNode>(CurrentOp);
14066         const APInt &C = ND->getAPIntValue();
14067         Elts.push_back(DAG.getConstant(C.shl(ShiftAmt), ElementType));
14068       }
14069       break;
14070     case X86ISD::VSRLI:
14071       for (unsigned i=0; i!=NumElts; ++i) {
14072         SDValue CurrentOp = SrcOp->getOperand(i);
14073         if (CurrentOp->getOpcode() == ISD::UNDEF) {
14074           Elts.push_back(CurrentOp);
14075           continue;
14076         }
14077         ND = cast<ConstantSDNode>(CurrentOp);
14078         const APInt &C = ND->getAPIntValue();
14079         Elts.push_back(DAG.getConstant(C.lshr(ShiftAmt), ElementType));
14080       }
14081       break;
14082     case X86ISD::VSRAI:
14083       for (unsigned i=0; i!=NumElts; ++i) {
14084         SDValue CurrentOp = SrcOp->getOperand(i);
14085         if (CurrentOp->getOpcode() == ISD::UNDEF) {
14086           Elts.push_back(CurrentOp);
14087           continue;
14088         }
14089         ND = cast<ConstantSDNode>(CurrentOp);
14090         const APInt &C = ND->getAPIntValue();
14091         Elts.push_back(DAG.getConstant(C.ashr(ShiftAmt), ElementType));
14092       }
14093       break;
14094     }
14095
14096     return DAG.getNode(ISD::BUILD_VECTOR, dl, VT, Elts);
14097   }
14098
14099   return DAG.getNode(Opc, dl, VT, SrcOp, DAG.getConstant(ShiftAmt, MVT::i8));
14100 }
14101
14102 // getTargetVShiftNode - Handle vector element shifts where the shift amount
14103 // may or may not be a constant. Takes immediate version of shift as input.
14104 static SDValue getTargetVShiftNode(unsigned Opc, SDLoc dl, MVT VT,
14105                                    SDValue SrcOp, SDValue ShAmt,
14106                                    SelectionDAG &DAG) {
14107   assert(ShAmt.getValueType() == MVT::i32 && "ShAmt is not i32");
14108
14109   // Catch shift-by-constant.
14110   if (ConstantSDNode *CShAmt = dyn_cast<ConstantSDNode>(ShAmt))
14111     return getTargetVShiftByConstNode(Opc, dl, VT, SrcOp,
14112                                       CShAmt->getZExtValue(), DAG);
14113
14114   // Change opcode to non-immediate version
14115   switch (Opc) {
14116     default: llvm_unreachable("Unknown target vector shift node");
14117     case X86ISD::VSHLI: Opc = X86ISD::VSHL; break;
14118     case X86ISD::VSRLI: Opc = X86ISD::VSRL; break;
14119     case X86ISD::VSRAI: Opc = X86ISD::VSRA; break;
14120   }
14121
14122   // Need to build a vector containing shift amount
14123   // Shift amount is 32-bits, but SSE instructions read 64-bit, so fill with 0
14124   SDValue ShOps[4];
14125   ShOps[0] = ShAmt;
14126   ShOps[1] = DAG.getConstant(0, MVT::i32);
14127   ShOps[2] = ShOps[3] = DAG.getUNDEF(MVT::i32);
14128   ShAmt = DAG.getNode(ISD::BUILD_VECTOR, dl, MVT::v4i32, ShOps);
14129
14130   // The return type has to be a 128-bit type with the same element
14131   // type as the input type.
14132   MVT EltVT = VT.getVectorElementType();
14133   EVT ShVT = MVT::getVectorVT(EltVT, 128/EltVT.getSizeInBits());
14134
14135   ShAmt = DAG.getNode(ISD::BITCAST, dl, ShVT, ShAmt);
14136   return DAG.getNode(Opc, dl, VT, SrcOp, ShAmt);
14137 }
14138
14139 static SDValue LowerINTRINSIC_WO_CHAIN(SDValue Op, SelectionDAG &DAG) {
14140   SDLoc dl(Op);
14141   unsigned IntNo = cast<ConstantSDNode>(Op.getOperand(0))->getZExtValue();
14142   switch (IntNo) {
14143   default: return SDValue();    // Don't custom lower most intrinsics.
14144   // Comparison intrinsics.
14145   case Intrinsic::x86_sse_comieq_ss:
14146   case Intrinsic::x86_sse_comilt_ss:
14147   case Intrinsic::x86_sse_comile_ss:
14148   case Intrinsic::x86_sse_comigt_ss:
14149   case Intrinsic::x86_sse_comige_ss:
14150   case Intrinsic::x86_sse_comineq_ss:
14151   case Intrinsic::x86_sse_ucomieq_ss:
14152   case Intrinsic::x86_sse_ucomilt_ss:
14153   case Intrinsic::x86_sse_ucomile_ss:
14154   case Intrinsic::x86_sse_ucomigt_ss:
14155   case Intrinsic::x86_sse_ucomige_ss:
14156   case Intrinsic::x86_sse_ucomineq_ss:
14157   case Intrinsic::x86_sse2_comieq_sd:
14158   case Intrinsic::x86_sse2_comilt_sd:
14159   case Intrinsic::x86_sse2_comile_sd:
14160   case Intrinsic::x86_sse2_comigt_sd:
14161   case Intrinsic::x86_sse2_comige_sd:
14162   case Intrinsic::x86_sse2_comineq_sd:
14163   case Intrinsic::x86_sse2_ucomieq_sd:
14164   case Intrinsic::x86_sse2_ucomilt_sd:
14165   case Intrinsic::x86_sse2_ucomile_sd:
14166   case Intrinsic::x86_sse2_ucomigt_sd:
14167   case Intrinsic::x86_sse2_ucomige_sd:
14168   case Intrinsic::x86_sse2_ucomineq_sd: {
14169     unsigned Opc;
14170     ISD::CondCode CC;
14171     switch (IntNo) {
14172     default: llvm_unreachable("Impossible intrinsic");  // Can't reach here.
14173     case Intrinsic::x86_sse_comieq_ss:
14174     case Intrinsic::x86_sse2_comieq_sd:
14175       Opc = X86ISD::COMI;
14176       CC = ISD::SETEQ;
14177       break;
14178     case Intrinsic::x86_sse_comilt_ss:
14179     case Intrinsic::x86_sse2_comilt_sd:
14180       Opc = X86ISD::COMI;
14181       CC = ISD::SETLT;
14182       break;
14183     case Intrinsic::x86_sse_comile_ss:
14184     case Intrinsic::x86_sse2_comile_sd:
14185       Opc = X86ISD::COMI;
14186       CC = ISD::SETLE;
14187       break;
14188     case Intrinsic::x86_sse_comigt_ss:
14189     case Intrinsic::x86_sse2_comigt_sd:
14190       Opc = X86ISD::COMI;
14191       CC = ISD::SETGT;
14192       break;
14193     case Intrinsic::x86_sse_comige_ss:
14194     case Intrinsic::x86_sse2_comige_sd:
14195       Opc = X86ISD::COMI;
14196       CC = ISD::SETGE;
14197       break;
14198     case Intrinsic::x86_sse_comineq_ss:
14199     case Intrinsic::x86_sse2_comineq_sd:
14200       Opc = X86ISD::COMI;
14201       CC = ISD::SETNE;
14202       break;
14203     case Intrinsic::x86_sse_ucomieq_ss:
14204     case Intrinsic::x86_sse2_ucomieq_sd:
14205       Opc = X86ISD::UCOMI;
14206       CC = ISD::SETEQ;
14207       break;
14208     case Intrinsic::x86_sse_ucomilt_ss:
14209     case Intrinsic::x86_sse2_ucomilt_sd:
14210       Opc = X86ISD::UCOMI;
14211       CC = ISD::SETLT;
14212       break;
14213     case Intrinsic::x86_sse_ucomile_ss:
14214     case Intrinsic::x86_sse2_ucomile_sd:
14215       Opc = X86ISD::UCOMI;
14216       CC = ISD::SETLE;
14217       break;
14218     case Intrinsic::x86_sse_ucomigt_ss:
14219     case Intrinsic::x86_sse2_ucomigt_sd:
14220       Opc = X86ISD::UCOMI;
14221       CC = ISD::SETGT;
14222       break;
14223     case Intrinsic::x86_sse_ucomige_ss:
14224     case Intrinsic::x86_sse2_ucomige_sd:
14225       Opc = X86ISD::UCOMI;
14226       CC = ISD::SETGE;
14227       break;
14228     case Intrinsic::x86_sse_ucomineq_ss:
14229     case Intrinsic::x86_sse2_ucomineq_sd:
14230       Opc = X86ISD::UCOMI;
14231       CC = ISD::SETNE;
14232       break;
14233     }
14234
14235     SDValue LHS = Op.getOperand(1);
14236     SDValue RHS = Op.getOperand(2);
14237     unsigned X86CC = TranslateX86CC(CC, true, LHS, RHS, DAG);
14238     assert(X86CC != X86::COND_INVALID && "Unexpected illegal condition!");
14239     SDValue Cond = DAG.getNode(Opc, dl, MVT::i32, LHS, RHS);
14240     SDValue SetCC = DAG.getNode(X86ISD::SETCC, dl, MVT::i8,
14241                                 DAG.getConstant(X86CC, MVT::i8), Cond);
14242     return DAG.getNode(ISD::ZERO_EXTEND, dl, MVT::i32, SetCC);
14243   }
14244
14245   // Arithmetic intrinsics.
14246   case Intrinsic::x86_sse2_pmulu_dq:
14247   case Intrinsic::x86_avx2_pmulu_dq:
14248     return DAG.getNode(X86ISD::PMULUDQ, dl, Op.getValueType(),
14249                        Op.getOperand(1), Op.getOperand(2));
14250
14251   case Intrinsic::x86_sse41_pmuldq:
14252   case Intrinsic::x86_avx2_pmul_dq:
14253     return DAG.getNode(X86ISD::PMULDQ, dl, Op.getValueType(),
14254                        Op.getOperand(1), Op.getOperand(2));
14255
14256   case Intrinsic::x86_sse2_pmulhu_w:
14257   case Intrinsic::x86_avx2_pmulhu_w:
14258     return DAG.getNode(ISD::MULHU, dl, Op.getValueType(),
14259                        Op.getOperand(1), Op.getOperand(2));
14260
14261   case Intrinsic::x86_sse2_pmulh_w:
14262   case Intrinsic::x86_avx2_pmulh_w:
14263     return DAG.getNode(ISD::MULHS, dl, Op.getValueType(),
14264                        Op.getOperand(1), Op.getOperand(2));
14265
14266   // SSE2/AVX2 sub with unsigned saturation intrinsics
14267   case Intrinsic::x86_sse2_psubus_b:
14268   case Intrinsic::x86_sse2_psubus_w:
14269   case Intrinsic::x86_avx2_psubus_b:
14270   case Intrinsic::x86_avx2_psubus_w:
14271     return DAG.getNode(X86ISD::SUBUS, dl, Op.getValueType(),
14272                        Op.getOperand(1), Op.getOperand(2));
14273
14274   // SSE3/AVX horizontal add/sub intrinsics
14275   case Intrinsic::x86_sse3_hadd_ps:
14276   case Intrinsic::x86_sse3_hadd_pd:
14277   case Intrinsic::x86_avx_hadd_ps_256:
14278   case Intrinsic::x86_avx_hadd_pd_256:
14279   case Intrinsic::x86_sse3_hsub_ps:
14280   case Intrinsic::x86_sse3_hsub_pd:
14281   case Intrinsic::x86_avx_hsub_ps_256:
14282   case Intrinsic::x86_avx_hsub_pd_256:
14283   case Intrinsic::x86_ssse3_phadd_w_128:
14284   case Intrinsic::x86_ssse3_phadd_d_128:
14285   case Intrinsic::x86_avx2_phadd_w:
14286   case Intrinsic::x86_avx2_phadd_d:
14287   case Intrinsic::x86_ssse3_phsub_w_128:
14288   case Intrinsic::x86_ssse3_phsub_d_128:
14289   case Intrinsic::x86_avx2_phsub_w:
14290   case Intrinsic::x86_avx2_phsub_d: {
14291     unsigned Opcode;
14292     switch (IntNo) {
14293     default: llvm_unreachable("Impossible intrinsic");  // Can't reach here.
14294     case Intrinsic::x86_sse3_hadd_ps:
14295     case Intrinsic::x86_sse3_hadd_pd:
14296     case Intrinsic::x86_avx_hadd_ps_256:
14297     case Intrinsic::x86_avx_hadd_pd_256:
14298       Opcode = X86ISD::FHADD;
14299       break;
14300     case Intrinsic::x86_sse3_hsub_ps:
14301     case Intrinsic::x86_sse3_hsub_pd:
14302     case Intrinsic::x86_avx_hsub_ps_256:
14303     case Intrinsic::x86_avx_hsub_pd_256:
14304       Opcode = X86ISD::FHSUB;
14305       break;
14306     case Intrinsic::x86_ssse3_phadd_w_128:
14307     case Intrinsic::x86_ssse3_phadd_d_128:
14308     case Intrinsic::x86_avx2_phadd_w:
14309     case Intrinsic::x86_avx2_phadd_d:
14310       Opcode = X86ISD::HADD;
14311       break;
14312     case Intrinsic::x86_ssse3_phsub_w_128:
14313     case Intrinsic::x86_ssse3_phsub_d_128:
14314     case Intrinsic::x86_avx2_phsub_w:
14315     case Intrinsic::x86_avx2_phsub_d:
14316       Opcode = X86ISD::HSUB;
14317       break;
14318     }
14319     return DAG.getNode(Opcode, dl, Op.getValueType(),
14320                        Op.getOperand(1), Op.getOperand(2));
14321   }
14322
14323   // SSE2/SSE41/AVX2 integer max/min intrinsics.
14324   case Intrinsic::x86_sse2_pmaxu_b:
14325   case Intrinsic::x86_sse41_pmaxuw:
14326   case Intrinsic::x86_sse41_pmaxud:
14327   case Intrinsic::x86_avx2_pmaxu_b:
14328   case Intrinsic::x86_avx2_pmaxu_w:
14329   case Intrinsic::x86_avx2_pmaxu_d:
14330   case Intrinsic::x86_sse2_pminu_b:
14331   case Intrinsic::x86_sse41_pminuw:
14332   case Intrinsic::x86_sse41_pminud:
14333   case Intrinsic::x86_avx2_pminu_b:
14334   case Intrinsic::x86_avx2_pminu_w:
14335   case Intrinsic::x86_avx2_pminu_d:
14336   case Intrinsic::x86_sse41_pmaxsb:
14337   case Intrinsic::x86_sse2_pmaxs_w:
14338   case Intrinsic::x86_sse41_pmaxsd:
14339   case Intrinsic::x86_avx2_pmaxs_b:
14340   case Intrinsic::x86_avx2_pmaxs_w:
14341   case Intrinsic::x86_avx2_pmaxs_d:
14342   case Intrinsic::x86_sse41_pminsb:
14343   case Intrinsic::x86_sse2_pmins_w:
14344   case Intrinsic::x86_sse41_pminsd:
14345   case Intrinsic::x86_avx2_pmins_b:
14346   case Intrinsic::x86_avx2_pmins_w:
14347   case Intrinsic::x86_avx2_pmins_d: {
14348     unsigned Opcode;
14349     switch (IntNo) {
14350     default: llvm_unreachable("Impossible intrinsic");  // Can't reach here.
14351     case Intrinsic::x86_sse2_pmaxu_b:
14352     case Intrinsic::x86_sse41_pmaxuw:
14353     case Intrinsic::x86_sse41_pmaxud:
14354     case Intrinsic::x86_avx2_pmaxu_b:
14355     case Intrinsic::x86_avx2_pmaxu_w:
14356     case Intrinsic::x86_avx2_pmaxu_d:
14357       Opcode = X86ISD::UMAX;
14358       break;
14359     case Intrinsic::x86_sse2_pminu_b:
14360     case Intrinsic::x86_sse41_pminuw:
14361     case Intrinsic::x86_sse41_pminud:
14362     case Intrinsic::x86_avx2_pminu_b:
14363     case Intrinsic::x86_avx2_pminu_w:
14364     case Intrinsic::x86_avx2_pminu_d:
14365       Opcode = X86ISD::UMIN;
14366       break;
14367     case Intrinsic::x86_sse41_pmaxsb:
14368     case Intrinsic::x86_sse2_pmaxs_w:
14369     case Intrinsic::x86_sse41_pmaxsd:
14370     case Intrinsic::x86_avx2_pmaxs_b:
14371     case Intrinsic::x86_avx2_pmaxs_w:
14372     case Intrinsic::x86_avx2_pmaxs_d:
14373       Opcode = X86ISD::SMAX;
14374       break;
14375     case Intrinsic::x86_sse41_pminsb:
14376     case Intrinsic::x86_sse2_pmins_w:
14377     case Intrinsic::x86_sse41_pminsd:
14378     case Intrinsic::x86_avx2_pmins_b:
14379     case Intrinsic::x86_avx2_pmins_w:
14380     case Intrinsic::x86_avx2_pmins_d:
14381       Opcode = X86ISD::SMIN;
14382       break;
14383     }
14384     return DAG.getNode(Opcode, dl, Op.getValueType(),
14385                        Op.getOperand(1), Op.getOperand(2));
14386   }
14387
14388   // SSE/SSE2/AVX floating point max/min intrinsics.
14389   case Intrinsic::x86_sse_max_ps:
14390   case Intrinsic::x86_sse2_max_pd:
14391   case Intrinsic::x86_avx_max_ps_256:
14392   case Intrinsic::x86_avx_max_pd_256:
14393   case Intrinsic::x86_sse_min_ps:
14394   case Intrinsic::x86_sse2_min_pd:
14395   case Intrinsic::x86_avx_min_ps_256:
14396   case Intrinsic::x86_avx_min_pd_256: {
14397     unsigned Opcode;
14398     switch (IntNo) {
14399     default: llvm_unreachable("Impossible intrinsic");  // Can't reach here.
14400     case Intrinsic::x86_sse_max_ps:
14401     case Intrinsic::x86_sse2_max_pd:
14402     case Intrinsic::x86_avx_max_ps_256:
14403     case Intrinsic::x86_avx_max_pd_256:
14404       Opcode = X86ISD::FMAX;
14405       break;
14406     case Intrinsic::x86_sse_min_ps:
14407     case Intrinsic::x86_sse2_min_pd:
14408     case Intrinsic::x86_avx_min_ps_256:
14409     case Intrinsic::x86_avx_min_pd_256:
14410       Opcode = X86ISD::FMIN;
14411       break;
14412     }
14413     return DAG.getNode(Opcode, dl, Op.getValueType(),
14414                        Op.getOperand(1), Op.getOperand(2));
14415   }
14416
14417   // AVX2 variable shift intrinsics
14418   case Intrinsic::x86_avx2_psllv_d:
14419   case Intrinsic::x86_avx2_psllv_q:
14420   case Intrinsic::x86_avx2_psllv_d_256:
14421   case Intrinsic::x86_avx2_psllv_q_256:
14422   case Intrinsic::x86_avx2_psrlv_d:
14423   case Intrinsic::x86_avx2_psrlv_q:
14424   case Intrinsic::x86_avx2_psrlv_d_256:
14425   case Intrinsic::x86_avx2_psrlv_q_256:
14426   case Intrinsic::x86_avx2_psrav_d:
14427   case Intrinsic::x86_avx2_psrav_d_256: {
14428     unsigned Opcode;
14429     switch (IntNo) {
14430     default: llvm_unreachable("Impossible intrinsic");  // Can't reach here.
14431     case Intrinsic::x86_avx2_psllv_d:
14432     case Intrinsic::x86_avx2_psllv_q:
14433     case Intrinsic::x86_avx2_psllv_d_256:
14434     case Intrinsic::x86_avx2_psllv_q_256:
14435       Opcode = ISD::SHL;
14436       break;
14437     case Intrinsic::x86_avx2_psrlv_d:
14438     case Intrinsic::x86_avx2_psrlv_q:
14439     case Intrinsic::x86_avx2_psrlv_d_256:
14440     case Intrinsic::x86_avx2_psrlv_q_256:
14441       Opcode = ISD::SRL;
14442       break;
14443     case Intrinsic::x86_avx2_psrav_d:
14444     case Intrinsic::x86_avx2_psrav_d_256:
14445       Opcode = ISD::SRA;
14446       break;
14447     }
14448     return DAG.getNode(Opcode, dl, Op.getValueType(),
14449                        Op.getOperand(1), Op.getOperand(2));
14450   }
14451
14452   case Intrinsic::x86_sse2_packssdw_128:
14453   case Intrinsic::x86_sse2_packsswb_128:
14454   case Intrinsic::x86_avx2_packssdw:
14455   case Intrinsic::x86_avx2_packsswb:
14456     return DAG.getNode(X86ISD::PACKSS, dl, Op.getValueType(),
14457                        Op.getOperand(1), Op.getOperand(2));
14458
14459   case Intrinsic::x86_sse2_packuswb_128:
14460   case Intrinsic::x86_sse41_packusdw:
14461   case Intrinsic::x86_avx2_packuswb:
14462   case Intrinsic::x86_avx2_packusdw:
14463     return DAG.getNode(X86ISD::PACKUS, dl, Op.getValueType(),
14464                        Op.getOperand(1), Op.getOperand(2));
14465
14466   case Intrinsic::x86_ssse3_pshuf_b_128:
14467   case Intrinsic::x86_avx2_pshuf_b:
14468     return DAG.getNode(X86ISD::PSHUFB, dl, Op.getValueType(),
14469                        Op.getOperand(1), Op.getOperand(2));
14470
14471   case Intrinsic::x86_sse2_pshuf_d:
14472     return DAG.getNode(X86ISD::PSHUFD, dl, Op.getValueType(),
14473                        Op.getOperand(1), Op.getOperand(2));
14474
14475   case Intrinsic::x86_sse2_pshufl_w:
14476     return DAG.getNode(X86ISD::PSHUFLW, dl, Op.getValueType(),
14477                        Op.getOperand(1), Op.getOperand(2));
14478
14479   case Intrinsic::x86_sse2_pshufh_w:
14480     return DAG.getNode(X86ISD::PSHUFHW, dl, Op.getValueType(),
14481                        Op.getOperand(1), Op.getOperand(2));
14482
14483   case Intrinsic::x86_ssse3_psign_b_128:
14484   case Intrinsic::x86_ssse3_psign_w_128:
14485   case Intrinsic::x86_ssse3_psign_d_128:
14486   case Intrinsic::x86_avx2_psign_b:
14487   case Intrinsic::x86_avx2_psign_w:
14488   case Intrinsic::x86_avx2_psign_d:
14489     return DAG.getNode(X86ISD::PSIGN, dl, Op.getValueType(),
14490                        Op.getOperand(1), Op.getOperand(2));
14491
14492   case Intrinsic::x86_sse41_insertps:
14493     return DAG.getNode(X86ISD::INSERTPS, dl, Op.getValueType(),
14494                        Op.getOperand(1), Op.getOperand(2), Op.getOperand(3));
14495
14496   case Intrinsic::x86_avx_vperm2f128_ps_256:
14497   case Intrinsic::x86_avx_vperm2f128_pd_256:
14498   case Intrinsic::x86_avx_vperm2f128_si_256:
14499   case Intrinsic::x86_avx2_vperm2i128:
14500     return DAG.getNode(X86ISD::VPERM2X128, dl, Op.getValueType(),
14501                        Op.getOperand(1), Op.getOperand(2), Op.getOperand(3));
14502
14503   case Intrinsic::x86_avx2_permd:
14504   case Intrinsic::x86_avx2_permps:
14505     // Operands intentionally swapped. Mask is last operand to intrinsic,
14506     // but second operand for node/instruction.
14507     return DAG.getNode(X86ISD::VPERMV, dl, Op.getValueType(),
14508                        Op.getOperand(2), Op.getOperand(1));
14509
14510   case Intrinsic::x86_sse_sqrt_ps:
14511   case Intrinsic::x86_sse2_sqrt_pd:
14512   case Intrinsic::x86_avx_sqrt_ps_256:
14513   case Intrinsic::x86_avx_sqrt_pd_256:
14514     return DAG.getNode(ISD::FSQRT, dl, Op.getValueType(), Op.getOperand(1));
14515
14516   case Intrinsic::x86_avx512_mask_valign_q_512:
14517   case Intrinsic::x86_avx512_mask_valign_d_512: {
14518     EVT VT = Op.getValueType();
14519     EVT MaskVT = EVT::getVectorVT(*DAG.getContext(),
14520                                   MVT::i1, VT.getVectorNumElements());
14521     assert(MaskVT.isSimple() && "invalid valign mask type");
14522     // Vector source operands are swapped.
14523     return DAG.getNode(ISD::VSELECT, dl, VT,
14524                        DAG.getNode(ISD::BITCAST, dl, MaskVT,
14525                                    Op.getOperand(5)),
14526                        DAG.getNode(X86ISD::VALIGN, dl, VT,
14527                                    Op.getOperand(2), Op.getOperand(1),
14528                                    Op.getOperand(3)),
14529                        Op.getOperand(4));
14530   }
14531
14532   // ptest and testp intrinsics. The intrinsic these come from are designed to
14533   // return an integer value, not just an instruction so lower it to the ptest
14534   // or testp pattern and a setcc for the result.
14535   case Intrinsic::x86_sse41_ptestz:
14536   case Intrinsic::x86_sse41_ptestc:
14537   case Intrinsic::x86_sse41_ptestnzc:
14538   case Intrinsic::x86_avx_ptestz_256:
14539   case Intrinsic::x86_avx_ptestc_256:
14540   case Intrinsic::x86_avx_ptestnzc_256:
14541   case Intrinsic::x86_avx_vtestz_ps:
14542   case Intrinsic::x86_avx_vtestc_ps:
14543   case Intrinsic::x86_avx_vtestnzc_ps:
14544   case Intrinsic::x86_avx_vtestz_pd:
14545   case Intrinsic::x86_avx_vtestc_pd:
14546   case Intrinsic::x86_avx_vtestnzc_pd:
14547   case Intrinsic::x86_avx_vtestz_ps_256:
14548   case Intrinsic::x86_avx_vtestc_ps_256:
14549   case Intrinsic::x86_avx_vtestnzc_ps_256:
14550   case Intrinsic::x86_avx_vtestz_pd_256:
14551   case Intrinsic::x86_avx_vtestc_pd_256:
14552   case Intrinsic::x86_avx_vtestnzc_pd_256: {
14553     bool IsTestPacked = false;
14554     unsigned X86CC;
14555     switch (IntNo) {
14556     default: llvm_unreachable("Bad fallthrough in Intrinsic lowering.");
14557     case Intrinsic::x86_avx_vtestz_ps:
14558     case Intrinsic::x86_avx_vtestz_pd:
14559     case Intrinsic::x86_avx_vtestz_ps_256:
14560     case Intrinsic::x86_avx_vtestz_pd_256:
14561       IsTestPacked = true; // Fallthrough
14562     case Intrinsic::x86_sse41_ptestz:
14563     case Intrinsic::x86_avx_ptestz_256:
14564       // ZF = 1
14565       X86CC = X86::COND_E;
14566       break;
14567     case Intrinsic::x86_avx_vtestc_ps:
14568     case Intrinsic::x86_avx_vtestc_pd:
14569     case Intrinsic::x86_avx_vtestc_ps_256:
14570     case Intrinsic::x86_avx_vtestc_pd_256:
14571       IsTestPacked = true; // Fallthrough
14572     case Intrinsic::x86_sse41_ptestc:
14573     case Intrinsic::x86_avx_ptestc_256:
14574       // CF = 1
14575       X86CC = X86::COND_B;
14576       break;
14577     case Intrinsic::x86_avx_vtestnzc_ps:
14578     case Intrinsic::x86_avx_vtestnzc_pd:
14579     case Intrinsic::x86_avx_vtestnzc_ps_256:
14580     case Intrinsic::x86_avx_vtestnzc_pd_256:
14581       IsTestPacked = true; // Fallthrough
14582     case Intrinsic::x86_sse41_ptestnzc:
14583     case Intrinsic::x86_avx_ptestnzc_256:
14584       // ZF and CF = 0
14585       X86CC = X86::COND_A;
14586       break;
14587     }
14588
14589     SDValue LHS = Op.getOperand(1);
14590     SDValue RHS = Op.getOperand(2);
14591     unsigned TestOpc = IsTestPacked ? X86ISD::TESTP : X86ISD::PTEST;
14592     SDValue Test = DAG.getNode(TestOpc, dl, MVT::i32, LHS, RHS);
14593     SDValue CC = DAG.getConstant(X86CC, MVT::i8);
14594     SDValue SetCC = DAG.getNode(X86ISD::SETCC, dl, MVT::i8, CC, Test);
14595     return DAG.getNode(ISD::ZERO_EXTEND, dl, MVT::i32, SetCC);
14596   }
14597   case Intrinsic::x86_avx512_kortestz_w:
14598   case Intrinsic::x86_avx512_kortestc_w: {
14599     unsigned X86CC = (IntNo == Intrinsic::x86_avx512_kortestz_w)? X86::COND_E: X86::COND_B;
14600     SDValue LHS = DAG.getNode(ISD::BITCAST, dl, MVT::v16i1, Op.getOperand(1));
14601     SDValue RHS = DAG.getNode(ISD::BITCAST, dl, MVT::v16i1, Op.getOperand(2));
14602     SDValue CC = DAG.getConstant(X86CC, MVT::i8);
14603     SDValue Test = DAG.getNode(X86ISD::KORTEST, dl, MVT::i32, LHS, RHS);
14604     SDValue SetCC = DAG.getNode(X86ISD::SETCC, dl, MVT::i1, CC, Test);
14605     return DAG.getNode(ISD::ZERO_EXTEND, dl, MVT::i32, SetCC);
14606   }
14607
14608   // SSE/AVX shift intrinsics
14609   case Intrinsic::x86_sse2_psll_w:
14610   case Intrinsic::x86_sse2_psll_d:
14611   case Intrinsic::x86_sse2_psll_q:
14612   case Intrinsic::x86_avx2_psll_w:
14613   case Intrinsic::x86_avx2_psll_d:
14614   case Intrinsic::x86_avx2_psll_q:
14615   case Intrinsic::x86_sse2_psrl_w:
14616   case Intrinsic::x86_sse2_psrl_d:
14617   case Intrinsic::x86_sse2_psrl_q:
14618   case Intrinsic::x86_avx2_psrl_w:
14619   case Intrinsic::x86_avx2_psrl_d:
14620   case Intrinsic::x86_avx2_psrl_q:
14621   case Intrinsic::x86_sse2_psra_w:
14622   case Intrinsic::x86_sse2_psra_d:
14623   case Intrinsic::x86_avx2_psra_w:
14624   case Intrinsic::x86_avx2_psra_d: {
14625     unsigned Opcode;
14626     switch (IntNo) {
14627     default: llvm_unreachable("Impossible intrinsic");  // Can't reach here.
14628     case Intrinsic::x86_sse2_psll_w:
14629     case Intrinsic::x86_sse2_psll_d:
14630     case Intrinsic::x86_sse2_psll_q:
14631     case Intrinsic::x86_avx2_psll_w:
14632     case Intrinsic::x86_avx2_psll_d:
14633     case Intrinsic::x86_avx2_psll_q:
14634       Opcode = X86ISD::VSHL;
14635       break;
14636     case Intrinsic::x86_sse2_psrl_w:
14637     case Intrinsic::x86_sse2_psrl_d:
14638     case Intrinsic::x86_sse2_psrl_q:
14639     case Intrinsic::x86_avx2_psrl_w:
14640     case Intrinsic::x86_avx2_psrl_d:
14641     case Intrinsic::x86_avx2_psrl_q:
14642       Opcode = X86ISD::VSRL;
14643       break;
14644     case Intrinsic::x86_sse2_psra_w:
14645     case Intrinsic::x86_sse2_psra_d:
14646     case Intrinsic::x86_avx2_psra_w:
14647     case Intrinsic::x86_avx2_psra_d:
14648       Opcode = X86ISD::VSRA;
14649       break;
14650     }
14651     return DAG.getNode(Opcode, dl, Op.getValueType(),
14652                        Op.getOperand(1), Op.getOperand(2));
14653   }
14654
14655   // SSE/AVX immediate shift intrinsics
14656   case Intrinsic::x86_sse2_pslli_w:
14657   case Intrinsic::x86_sse2_pslli_d:
14658   case Intrinsic::x86_sse2_pslli_q:
14659   case Intrinsic::x86_avx2_pslli_w:
14660   case Intrinsic::x86_avx2_pslli_d:
14661   case Intrinsic::x86_avx2_pslli_q:
14662   case Intrinsic::x86_sse2_psrli_w:
14663   case Intrinsic::x86_sse2_psrli_d:
14664   case Intrinsic::x86_sse2_psrli_q:
14665   case Intrinsic::x86_avx2_psrli_w:
14666   case Intrinsic::x86_avx2_psrli_d:
14667   case Intrinsic::x86_avx2_psrli_q:
14668   case Intrinsic::x86_sse2_psrai_w:
14669   case Intrinsic::x86_sse2_psrai_d:
14670   case Intrinsic::x86_avx2_psrai_w:
14671   case Intrinsic::x86_avx2_psrai_d: {
14672     unsigned Opcode;
14673     switch (IntNo) {
14674     default: llvm_unreachable("Impossible intrinsic");  // Can't reach here.
14675     case Intrinsic::x86_sse2_pslli_w:
14676     case Intrinsic::x86_sse2_pslli_d:
14677     case Intrinsic::x86_sse2_pslli_q:
14678     case Intrinsic::x86_avx2_pslli_w:
14679     case Intrinsic::x86_avx2_pslli_d:
14680     case Intrinsic::x86_avx2_pslli_q:
14681       Opcode = X86ISD::VSHLI;
14682       break;
14683     case Intrinsic::x86_sse2_psrli_w:
14684     case Intrinsic::x86_sse2_psrli_d:
14685     case Intrinsic::x86_sse2_psrli_q:
14686     case Intrinsic::x86_avx2_psrli_w:
14687     case Intrinsic::x86_avx2_psrli_d:
14688     case Intrinsic::x86_avx2_psrli_q:
14689       Opcode = X86ISD::VSRLI;
14690       break;
14691     case Intrinsic::x86_sse2_psrai_w:
14692     case Intrinsic::x86_sse2_psrai_d:
14693     case Intrinsic::x86_avx2_psrai_w:
14694     case Intrinsic::x86_avx2_psrai_d:
14695       Opcode = X86ISD::VSRAI;
14696       break;
14697     }
14698     return getTargetVShiftNode(Opcode, dl, Op.getSimpleValueType(),
14699                                Op.getOperand(1), Op.getOperand(2), DAG);
14700   }
14701
14702   case Intrinsic::x86_sse42_pcmpistria128:
14703   case Intrinsic::x86_sse42_pcmpestria128:
14704   case Intrinsic::x86_sse42_pcmpistric128:
14705   case Intrinsic::x86_sse42_pcmpestric128:
14706   case Intrinsic::x86_sse42_pcmpistrio128:
14707   case Intrinsic::x86_sse42_pcmpestrio128:
14708   case Intrinsic::x86_sse42_pcmpistris128:
14709   case Intrinsic::x86_sse42_pcmpestris128:
14710   case Intrinsic::x86_sse42_pcmpistriz128:
14711   case Intrinsic::x86_sse42_pcmpestriz128: {
14712     unsigned Opcode;
14713     unsigned X86CC;
14714     switch (IntNo) {
14715     default: llvm_unreachable("Impossible intrinsic");  // Can't reach here.
14716     case Intrinsic::x86_sse42_pcmpistria128:
14717       Opcode = X86ISD::PCMPISTRI;
14718       X86CC = X86::COND_A;
14719       break;
14720     case Intrinsic::x86_sse42_pcmpestria128:
14721       Opcode = X86ISD::PCMPESTRI;
14722       X86CC = X86::COND_A;
14723       break;
14724     case Intrinsic::x86_sse42_pcmpistric128:
14725       Opcode = X86ISD::PCMPISTRI;
14726       X86CC = X86::COND_B;
14727       break;
14728     case Intrinsic::x86_sse42_pcmpestric128:
14729       Opcode = X86ISD::PCMPESTRI;
14730       X86CC = X86::COND_B;
14731       break;
14732     case Intrinsic::x86_sse42_pcmpistrio128:
14733       Opcode = X86ISD::PCMPISTRI;
14734       X86CC = X86::COND_O;
14735       break;
14736     case Intrinsic::x86_sse42_pcmpestrio128:
14737       Opcode = X86ISD::PCMPESTRI;
14738       X86CC = X86::COND_O;
14739       break;
14740     case Intrinsic::x86_sse42_pcmpistris128:
14741       Opcode = X86ISD::PCMPISTRI;
14742       X86CC = X86::COND_S;
14743       break;
14744     case Intrinsic::x86_sse42_pcmpestris128:
14745       Opcode = X86ISD::PCMPESTRI;
14746       X86CC = X86::COND_S;
14747       break;
14748     case Intrinsic::x86_sse42_pcmpistriz128:
14749       Opcode = X86ISD::PCMPISTRI;
14750       X86CC = X86::COND_E;
14751       break;
14752     case Intrinsic::x86_sse42_pcmpestriz128:
14753       Opcode = X86ISD::PCMPESTRI;
14754       X86CC = X86::COND_E;
14755       break;
14756     }
14757     SmallVector<SDValue, 5> NewOps(Op->op_begin()+1, Op->op_end());
14758     SDVTList VTs = DAG.getVTList(Op.getValueType(), MVT::i32);
14759     SDValue PCMP = DAG.getNode(Opcode, dl, VTs, NewOps);
14760     SDValue SetCC = DAG.getNode(X86ISD::SETCC, dl, MVT::i8,
14761                                 DAG.getConstant(X86CC, MVT::i8),
14762                                 SDValue(PCMP.getNode(), 1));
14763     return DAG.getNode(ISD::ZERO_EXTEND, dl, MVT::i32, SetCC);
14764   }
14765
14766   case Intrinsic::x86_sse42_pcmpistri128:
14767   case Intrinsic::x86_sse42_pcmpestri128: {
14768     unsigned Opcode;
14769     if (IntNo == Intrinsic::x86_sse42_pcmpistri128)
14770       Opcode = X86ISD::PCMPISTRI;
14771     else
14772       Opcode = X86ISD::PCMPESTRI;
14773
14774     SmallVector<SDValue, 5> NewOps(Op->op_begin()+1, Op->op_end());
14775     SDVTList VTs = DAG.getVTList(Op.getValueType(), MVT::i32);
14776     return DAG.getNode(Opcode, dl, VTs, NewOps);
14777   }
14778   case Intrinsic::x86_fma_vfmadd_ps:
14779   case Intrinsic::x86_fma_vfmadd_pd:
14780   case Intrinsic::x86_fma_vfmsub_ps:
14781   case Intrinsic::x86_fma_vfmsub_pd:
14782   case Intrinsic::x86_fma_vfnmadd_ps:
14783   case Intrinsic::x86_fma_vfnmadd_pd:
14784   case Intrinsic::x86_fma_vfnmsub_ps:
14785   case Intrinsic::x86_fma_vfnmsub_pd:
14786   case Intrinsic::x86_fma_vfmaddsub_ps:
14787   case Intrinsic::x86_fma_vfmaddsub_pd:
14788   case Intrinsic::x86_fma_vfmsubadd_ps:
14789   case Intrinsic::x86_fma_vfmsubadd_pd:
14790   case Intrinsic::x86_fma_vfmadd_ps_256:
14791   case Intrinsic::x86_fma_vfmadd_pd_256:
14792   case Intrinsic::x86_fma_vfmsub_ps_256:
14793   case Intrinsic::x86_fma_vfmsub_pd_256:
14794   case Intrinsic::x86_fma_vfnmadd_ps_256:
14795   case Intrinsic::x86_fma_vfnmadd_pd_256:
14796   case Intrinsic::x86_fma_vfnmsub_ps_256:
14797   case Intrinsic::x86_fma_vfnmsub_pd_256:
14798   case Intrinsic::x86_fma_vfmaddsub_ps_256:
14799   case Intrinsic::x86_fma_vfmaddsub_pd_256:
14800   case Intrinsic::x86_fma_vfmsubadd_ps_256:
14801   case Intrinsic::x86_fma_vfmsubadd_pd_256:
14802   case Intrinsic::x86_fma_vfmadd_ps_512:
14803   case Intrinsic::x86_fma_vfmadd_pd_512:
14804   case Intrinsic::x86_fma_vfmsub_ps_512:
14805   case Intrinsic::x86_fma_vfmsub_pd_512:
14806   case Intrinsic::x86_fma_vfnmadd_ps_512:
14807   case Intrinsic::x86_fma_vfnmadd_pd_512:
14808   case Intrinsic::x86_fma_vfnmsub_ps_512:
14809   case Intrinsic::x86_fma_vfnmsub_pd_512:
14810   case Intrinsic::x86_fma_vfmaddsub_ps_512:
14811   case Intrinsic::x86_fma_vfmaddsub_pd_512:
14812   case Intrinsic::x86_fma_vfmsubadd_ps_512:
14813   case Intrinsic::x86_fma_vfmsubadd_pd_512: {
14814     unsigned Opc;
14815     switch (IntNo) {
14816     default: llvm_unreachable("Impossible intrinsic");  // Can't reach here.
14817     case Intrinsic::x86_fma_vfmadd_ps:
14818     case Intrinsic::x86_fma_vfmadd_pd:
14819     case Intrinsic::x86_fma_vfmadd_ps_256:
14820     case Intrinsic::x86_fma_vfmadd_pd_256:
14821     case Intrinsic::x86_fma_vfmadd_ps_512:
14822     case Intrinsic::x86_fma_vfmadd_pd_512:
14823       Opc = X86ISD::FMADD;
14824       break;
14825     case Intrinsic::x86_fma_vfmsub_ps:
14826     case Intrinsic::x86_fma_vfmsub_pd:
14827     case Intrinsic::x86_fma_vfmsub_ps_256:
14828     case Intrinsic::x86_fma_vfmsub_pd_256:
14829     case Intrinsic::x86_fma_vfmsub_ps_512:
14830     case Intrinsic::x86_fma_vfmsub_pd_512:
14831       Opc = X86ISD::FMSUB;
14832       break;
14833     case Intrinsic::x86_fma_vfnmadd_ps:
14834     case Intrinsic::x86_fma_vfnmadd_pd:
14835     case Intrinsic::x86_fma_vfnmadd_ps_256:
14836     case Intrinsic::x86_fma_vfnmadd_pd_256:
14837     case Intrinsic::x86_fma_vfnmadd_ps_512:
14838     case Intrinsic::x86_fma_vfnmadd_pd_512:
14839       Opc = X86ISD::FNMADD;
14840       break;
14841     case Intrinsic::x86_fma_vfnmsub_ps:
14842     case Intrinsic::x86_fma_vfnmsub_pd:
14843     case Intrinsic::x86_fma_vfnmsub_ps_256:
14844     case Intrinsic::x86_fma_vfnmsub_pd_256:
14845     case Intrinsic::x86_fma_vfnmsub_ps_512:
14846     case Intrinsic::x86_fma_vfnmsub_pd_512:
14847       Opc = X86ISD::FNMSUB;
14848       break;
14849     case Intrinsic::x86_fma_vfmaddsub_ps:
14850     case Intrinsic::x86_fma_vfmaddsub_pd:
14851     case Intrinsic::x86_fma_vfmaddsub_ps_256:
14852     case Intrinsic::x86_fma_vfmaddsub_pd_256:
14853     case Intrinsic::x86_fma_vfmaddsub_ps_512:
14854     case Intrinsic::x86_fma_vfmaddsub_pd_512:
14855       Opc = X86ISD::FMADDSUB;
14856       break;
14857     case Intrinsic::x86_fma_vfmsubadd_ps:
14858     case Intrinsic::x86_fma_vfmsubadd_pd:
14859     case Intrinsic::x86_fma_vfmsubadd_ps_256:
14860     case Intrinsic::x86_fma_vfmsubadd_pd_256:
14861     case Intrinsic::x86_fma_vfmsubadd_ps_512:
14862     case Intrinsic::x86_fma_vfmsubadd_pd_512:
14863       Opc = X86ISD::FMSUBADD;
14864       break;
14865     }
14866
14867     return DAG.getNode(Opc, dl, Op.getValueType(), Op.getOperand(1),
14868                        Op.getOperand(2), Op.getOperand(3));
14869   }
14870   }
14871 }
14872
14873 static SDValue getGatherNode(unsigned Opc, SDValue Op, SelectionDAG &DAG,
14874                               SDValue Src, SDValue Mask, SDValue Base,
14875                               SDValue Index, SDValue ScaleOp, SDValue Chain,
14876                               const X86Subtarget * Subtarget) {
14877   SDLoc dl(Op);
14878   ConstantSDNode *C = dyn_cast<ConstantSDNode>(ScaleOp);
14879   assert(C && "Invalid scale type");
14880   SDValue Scale = DAG.getTargetConstant(C->getZExtValue(), MVT::i8);
14881   EVT MaskVT = MVT::getVectorVT(MVT::i1,
14882                              Index.getSimpleValueType().getVectorNumElements());
14883   SDValue MaskInReg;
14884   ConstantSDNode *MaskC = dyn_cast<ConstantSDNode>(Mask);
14885   if (MaskC)
14886     MaskInReg = DAG.getTargetConstant(MaskC->getSExtValue(), MaskVT);
14887   else
14888     MaskInReg = DAG.getNode(ISD::BITCAST, dl, MaskVT, Mask);
14889   SDVTList VTs = DAG.getVTList(Op.getValueType(), MaskVT, MVT::Other);
14890   SDValue Disp = DAG.getTargetConstant(0, MVT::i32);
14891   SDValue Segment = DAG.getRegister(0, MVT::i32);
14892   if (Src.getOpcode() == ISD::UNDEF)
14893     Src = getZeroVector(Op.getValueType(), Subtarget, DAG, dl);
14894   SDValue Ops[] = {Src, MaskInReg, Base, Scale, Index, Disp, Segment, Chain};
14895   SDNode *Res = DAG.getMachineNode(Opc, dl, VTs, Ops);
14896   SDValue RetOps[] = { SDValue(Res, 0), SDValue(Res, 2) };
14897   return DAG.getMergeValues(RetOps, dl);
14898 }
14899
14900 static SDValue getScatterNode(unsigned Opc, SDValue Op, SelectionDAG &DAG,
14901                                SDValue Src, SDValue Mask, SDValue Base,
14902                                SDValue Index, SDValue ScaleOp, SDValue Chain) {
14903   SDLoc dl(Op);
14904   ConstantSDNode *C = dyn_cast<ConstantSDNode>(ScaleOp);
14905   assert(C && "Invalid scale type");
14906   SDValue Scale = DAG.getTargetConstant(C->getZExtValue(), MVT::i8);
14907   SDValue Disp = DAG.getTargetConstant(0, MVT::i32);
14908   SDValue Segment = DAG.getRegister(0, MVT::i32);
14909   EVT MaskVT = MVT::getVectorVT(MVT::i1,
14910                              Index.getSimpleValueType().getVectorNumElements());
14911   SDValue MaskInReg;
14912   ConstantSDNode *MaskC = dyn_cast<ConstantSDNode>(Mask);
14913   if (MaskC)
14914     MaskInReg = DAG.getTargetConstant(MaskC->getSExtValue(), MaskVT);
14915   else
14916     MaskInReg = DAG.getNode(ISD::BITCAST, dl, MaskVT, Mask);
14917   SDVTList VTs = DAG.getVTList(MaskVT, MVT::Other);
14918   SDValue Ops[] = {Base, Scale, Index, Disp, Segment, MaskInReg, Src, Chain};
14919   SDNode *Res = DAG.getMachineNode(Opc, dl, VTs, Ops);
14920   return SDValue(Res, 1);
14921 }
14922
14923 static SDValue getPrefetchNode(unsigned Opc, SDValue Op, SelectionDAG &DAG,
14924                                SDValue Mask, SDValue Base, SDValue Index,
14925                                SDValue ScaleOp, SDValue Chain) {
14926   SDLoc dl(Op);
14927   ConstantSDNode *C = dyn_cast<ConstantSDNode>(ScaleOp);
14928   assert(C && "Invalid scale type");
14929   SDValue Scale = DAG.getTargetConstant(C->getZExtValue(), MVT::i8);
14930   SDValue Disp = DAG.getTargetConstant(0, MVT::i32);
14931   SDValue Segment = DAG.getRegister(0, MVT::i32);
14932   EVT MaskVT =
14933     MVT::getVectorVT(MVT::i1, Index.getSimpleValueType().getVectorNumElements());
14934   SDValue MaskInReg;
14935   ConstantSDNode *MaskC = dyn_cast<ConstantSDNode>(Mask);
14936   if (MaskC)
14937     MaskInReg = DAG.getTargetConstant(MaskC->getSExtValue(), MaskVT);
14938   else
14939     MaskInReg = DAG.getNode(ISD::BITCAST, dl, MaskVT, Mask);
14940   //SDVTList VTs = DAG.getVTList(MVT::Other);
14941   SDValue Ops[] = {MaskInReg, Base, Scale, Index, Disp, Segment, Chain};
14942   SDNode *Res = DAG.getMachineNode(Opc, dl, MVT::Other, Ops);
14943   return SDValue(Res, 0);
14944 }
14945
14946 // getReadPerformanceCounter - Handles the lowering of builtin intrinsics that
14947 // read performance monitor counters (x86_rdpmc).
14948 static void getReadPerformanceCounter(SDNode *N, SDLoc DL,
14949                               SelectionDAG &DAG, const X86Subtarget *Subtarget,
14950                               SmallVectorImpl<SDValue> &Results) {
14951   assert(N->getNumOperands() == 3 && "Unexpected number of operands!");
14952   SDVTList Tys = DAG.getVTList(MVT::Other, MVT::Glue);
14953   SDValue LO, HI;
14954
14955   // The ECX register is used to select the index of the performance counter
14956   // to read.
14957   SDValue Chain = DAG.getCopyToReg(N->getOperand(0), DL, X86::ECX,
14958                                    N->getOperand(2));
14959   SDValue rd = DAG.getNode(X86ISD::RDPMC_DAG, DL, Tys, Chain);
14960
14961   // Reads the content of a 64-bit performance counter and returns it in the
14962   // registers EDX:EAX.
14963   if (Subtarget->is64Bit()) {
14964     LO = DAG.getCopyFromReg(rd, DL, X86::RAX, MVT::i64, rd.getValue(1));
14965     HI = DAG.getCopyFromReg(LO.getValue(1), DL, X86::RDX, MVT::i64,
14966                             LO.getValue(2));
14967   } else {
14968     LO = DAG.getCopyFromReg(rd, DL, X86::EAX, MVT::i32, rd.getValue(1));
14969     HI = DAG.getCopyFromReg(LO.getValue(1), DL, X86::EDX, MVT::i32,
14970                             LO.getValue(2));
14971   }
14972   Chain = HI.getValue(1);
14973
14974   if (Subtarget->is64Bit()) {
14975     // The EAX register is loaded with the low-order 32 bits. The EDX register
14976     // is loaded with the supported high-order bits of the counter.
14977     SDValue Tmp = DAG.getNode(ISD::SHL, DL, MVT::i64, HI,
14978                               DAG.getConstant(32, MVT::i8));
14979     Results.push_back(DAG.getNode(ISD::OR, DL, MVT::i64, LO, Tmp));
14980     Results.push_back(Chain);
14981     return;
14982   }
14983
14984   // Use a buildpair to merge the two 32-bit values into a 64-bit one.
14985   SDValue Ops[] = { LO, HI };
14986   SDValue Pair = DAG.getNode(ISD::BUILD_PAIR, DL, MVT::i64, Ops);
14987   Results.push_back(Pair);
14988   Results.push_back(Chain);
14989 }
14990
14991 // getReadTimeStampCounter - Handles the lowering of builtin intrinsics that
14992 // read the time stamp counter (x86_rdtsc and x86_rdtscp). This function is
14993 // also used to custom lower READCYCLECOUNTER nodes.
14994 static void getReadTimeStampCounter(SDNode *N, SDLoc DL, unsigned Opcode,
14995                               SelectionDAG &DAG, const X86Subtarget *Subtarget,
14996                               SmallVectorImpl<SDValue> &Results) {
14997   SDVTList Tys = DAG.getVTList(MVT::Other, MVT::Glue);
14998   SDValue rd = DAG.getNode(Opcode, DL, Tys, N->getOperand(0));
14999   SDValue LO, HI;
15000
15001   // The processor's time-stamp counter (a 64-bit MSR) is stored into the
15002   // EDX:EAX registers. EDX is loaded with the high-order 32 bits of the MSR
15003   // and the EAX register is loaded with the low-order 32 bits.
15004   if (Subtarget->is64Bit()) {
15005     LO = DAG.getCopyFromReg(rd, DL, X86::RAX, MVT::i64, rd.getValue(1));
15006     HI = DAG.getCopyFromReg(LO.getValue(1), DL, X86::RDX, MVT::i64,
15007                             LO.getValue(2));
15008   } else {
15009     LO = DAG.getCopyFromReg(rd, DL, X86::EAX, MVT::i32, rd.getValue(1));
15010     HI = DAG.getCopyFromReg(LO.getValue(1), DL, X86::EDX, MVT::i32,
15011                             LO.getValue(2));
15012   }
15013   SDValue Chain = HI.getValue(1);
15014
15015   if (Opcode == X86ISD::RDTSCP_DAG) {
15016     assert(N->getNumOperands() == 3 && "Unexpected number of operands!");
15017
15018     // Instruction RDTSCP loads the IA32:TSC_AUX_MSR (address C000_0103H) into
15019     // the ECX register. Add 'ecx' explicitly to the chain.
15020     SDValue ecx = DAG.getCopyFromReg(Chain, DL, X86::ECX, MVT::i32,
15021                                      HI.getValue(2));
15022     // Explicitly store the content of ECX at the location passed in input
15023     // to the 'rdtscp' intrinsic.
15024     Chain = DAG.getStore(ecx.getValue(1), DL, ecx, N->getOperand(2),
15025                          MachinePointerInfo(), false, false, 0);
15026   }
15027
15028   if (Subtarget->is64Bit()) {
15029     // The EDX register is loaded with the high-order 32 bits of the MSR, and
15030     // the EAX register is loaded with the low-order 32 bits.
15031     SDValue Tmp = DAG.getNode(ISD::SHL, DL, MVT::i64, HI,
15032                               DAG.getConstant(32, MVT::i8));
15033     Results.push_back(DAG.getNode(ISD::OR, DL, MVT::i64, LO, Tmp));
15034     Results.push_back(Chain);
15035     return;
15036   }
15037
15038   // Use a buildpair to merge the two 32-bit values into a 64-bit one.
15039   SDValue Ops[] = { LO, HI };
15040   SDValue Pair = DAG.getNode(ISD::BUILD_PAIR, DL, MVT::i64, Ops);
15041   Results.push_back(Pair);
15042   Results.push_back(Chain);
15043 }
15044
15045 static SDValue LowerREADCYCLECOUNTER(SDValue Op, const X86Subtarget *Subtarget,
15046                                      SelectionDAG &DAG) {
15047   SmallVector<SDValue, 2> Results;
15048   SDLoc DL(Op);
15049   getReadTimeStampCounter(Op.getNode(), DL, X86ISD::RDTSC_DAG, DAG, Subtarget,
15050                           Results);
15051   return DAG.getMergeValues(Results, DL);
15052 }
15053
15054 enum IntrinsicType {
15055   GATHER, SCATTER, PREFETCH, RDSEED, RDRAND, RDPMC, RDTSC, XTEST
15056 };
15057
15058 struct IntrinsicData {
15059   IntrinsicData(IntrinsicType IType, unsigned IOpc0, unsigned IOpc1)
15060     :Type(IType), Opc0(IOpc0), Opc1(IOpc1) {}
15061   IntrinsicType Type;
15062   unsigned      Opc0;
15063   unsigned      Opc1;
15064 };
15065
15066 std::map < unsigned, IntrinsicData> IntrMap;
15067 static void InitIntinsicsMap() {
15068   static bool Initialized = false;
15069   if (Initialized) 
15070     return;
15071   IntrMap.insert(std::make_pair(Intrinsic::x86_avx512_gather_qps_512,
15072                                 IntrinsicData(GATHER, X86::VGATHERQPSZrm, 0)));
15073   IntrMap.insert(std::make_pair(Intrinsic::x86_avx512_gather_qps_512,
15074                                 IntrinsicData(GATHER, X86::VGATHERQPSZrm, 0)));
15075   IntrMap.insert(std::make_pair(Intrinsic::x86_avx512_gather_qpd_512,
15076                                 IntrinsicData(GATHER, X86::VGATHERQPDZrm, 0)));
15077   IntrMap.insert(std::make_pair(Intrinsic::x86_avx512_gather_dpd_512,
15078                                 IntrinsicData(GATHER, X86::VGATHERDPDZrm, 0)));
15079   IntrMap.insert(std::make_pair(Intrinsic::x86_avx512_gather_dps_512,
15080                                 IntrinsicData(GATHER, X86::VGATHERDPSZrm, 0)));
15081   IntrMap.insert(std::make_pair(Intrinsic::x86_avx512_gather_qpi_512, 
15082                                 IntrinsicData(GATHER, X86::VPGATHERQDZrm, 0)));
15083   IntrMap.insert(std::make_pair(Intrinsic::x86_avx512_gather_qpq_512, 
15084                                 IntrinsicData(GATHER, X86::VPGATHERQQZrm, 0)));
15085   IntrMap.insert(std::make_pair(Intrinsic::x86_avx512_gather_dpi_512, 
15086                                 IntrinsicData(GATHER, X86::VPGATHERDDZrm, 0)));
15087   IntrMap.insert(std::make_pair(Intrinsic::x86_avx512_gather_dpq_512, 
15088                                 IntrinsicData(GATHER, X86::VPGATHERDQZrm, 0)));
15089
15090   IntrMap.insert(std::make_pair(Intrinsic::x86_avx512_scatter_qps_512,
15091                                 IntrinsicData(SCATTER, X86::VSCATTERQPSZmr, 0)));
15092   IntrMap.insert(std::make_pair(Intrinsic::x86_avx512_scatter_qpd_512, 
15093                                 IntrinsicData(SCATTER, X86::VSCATTERQPDZmr, 0)));
15094   IntrMap.insert(std::make_pair(Intrinsic::x86_avx512_scatter_dpd_512, 
15095                                 IntrinsicData(SCATTER, X86::VSCATTERDPDZmr, 0)));
15096   IntrMap.insert(std::make_pair(Intrinsic::x86_avx512_scatter_dps_512, 
15097                                 IntrinsicData(SCATTER, X86::VSCATTERDPSZmr, 0)));
15098   IntrMap.insert(std::make_pair(Intrinsic::x86_avx512_scatter_qpi_512, 
15099                                 IntrinsicData(SCATTER, X86::VPSCATTERQDZmr, 0)));
15100   IntrMap.insert(std::make_pair(Intrinsic::x86_avx512_scatter_qpq_512, 
15101                                 IntrinsicData(SCATTER, X86::VPSCATTERQQZmr, 0)));
15102   IntrMap.insert(std::make_pair(Intrinsic::x86_avx512_scatter_dpi_512, 
15103                                 IntrinsicData(SCATTER, X86::VPSCATTERDDZmr, 0)));
15104   IntrMap.insert(std::make_pair(Intrinsic::x86_avx512_scatter_dpq_512, 
15105                                 IntrinsicData(SCATTER, X86::VPSCATTERDQZmr, 0)));
15106    
15107   IntrMap.insert(std::make_pair(Intrinsic::x86_avx512_gatherpf_qps_512, 
15108                                 IntrinsicData(PREFETCH, X86::VGATHERPF0QPSm,
15109                                                         X86::VGATHERPF1QPSm)));
15110   IntrMap.insert(std::make_pair(Intrinsic::x86_avx512_gatherpf_qpd_512, 
15111                                 IntrinsicData(PREFETCH, X86::VGATHERPF0QPDm,
15112                                                         X86::VGATHERPF1QPDm)));
15113   IntrMap.insert(std::make_pair(Intrinsic::x86_avx512_gatherpf_dpd_512, 
15114                                 IntrinsicData(PREFETCH, X86::VGATHERPF0DPDm,
15115                                                         X86::VGATHERPF1DPDm)));
15116   IntrMap.insert(std::make_pair(Intrinsic::x86_avx512_gatherpf_dps_512, 
15117                                 IntrinsicData(PREFETCH, X86::VGATHERPF0DPSm,
15118                                                         X86::VGATHERPF1DPSm)));
15119   IntrMap.insert(std::make_pair(Intrinsic::x86_avx512_scatterpf_qps_512, 
15120                                 IntrinsicData(PREFETCH, X86::VSCATTERPF0QPSm,
15121                                                         X86::VSCATTERPF1QPSm)));
15122   IntrMap.insert(std::make_pair(Intrinsic::x86_avx512_scatterpf_qpd_512, 
15123                                 IntrinsicData(PREFETCH, X86::VSCATTERPF0QPDm,
15124                                                         X86::VSCATTERPF1QPDm)));
15125   IntrMap.insert(std::make_pair(Intrinsic::x86_avx512_scatterpf_dpd_512, 
15126                                 IntrinsicData(PREFETCH, X86::VSCATTERPF0DPDm,
15127                                                         X86::VSCATTERPF1DPDm)));
15128   IntrMap.insert(std::make_pair(Intrinsic::x86_avx512_scatterpf_dps_512, 
15129                                 IntrinsicData(PREFETCH, X86::VSCATTERPF0DPSm,
15130                                                         X86::VSCATTERPF1DPSm)));
15131   IntrMap.insert(std::make_pair(Intrinsic::x86_rdrand_16,
15132                                 IntrinsicData(RDRAND, X86ISD::RDRAND, 0)));
15133   IntrMap.insert(std::make_pair(Intrinsic::x86_rdrand_32,
15134                                 IntrinsicData(RDRAND, X86ISD::RDRAND, 0)));
15135   IntrMap.insert(std::make_pair(Intrinsic::x86_rdrand_64,
15136                                 IntrinsicData(RDRAND, X86ISD::RDRAND, 0)));
15137   IntrMap.insert(std::make_pair(Intrinsic::x86_rdseed_16,
15138                                 IntrinsicData(RDSEED, X86ISD::RDSEED, 0)));
15139   IntrMap.insert(std::make_pair(Intrinsic::x86_rdseed_32,
15140                                 IntrinsicData(RDSEED, X86ISD::RDSEED, 0)));
15141   IntrMap.insert(std::make_pair(Intrinsic::x86_rdseed_64,
15142                                 IntrinsicData(RDSEED, X86ISD::RDSEED, 0)));
15143   IntrMap.insert(std::make_pair(Intrinsic::x86_xtest,
15144                                 IntrinsicData(XTEST,  X86ISD::XTEST,  0)));
15145   IntrMap.insert(std::make_pair(Intrinsic::x86_rdtsc,
15146                                 IntrinsicData(RDTSC,  X86ISD::RDTSC_DAG, 0)));
15147   IntrMap.insert(std::make_pair(Intrinsic::x86_rdtscp,
15148                                 IntrinsicData(RDTSC,  X86ISD::RDTSCP_DAG, 0)));
15149   IntrMap.insert(std::make_pair(Intrinsic::x86_rdpmc,
15150                                 IntrinsicData(RDPMC,  X86ISD::RDPMC_DAG, 0)));
15151   Initialized = true;
15152 }
15153
15154 static SDValue LowerINTRINSIC_W_CHAIN(SDValue Op, const X86Subtarget *Subtarget,
15155                                       SelectionDAG &DAG) {
15156   InitIntinsicsMap();
15157   unsigned IntNo = cast<ConstantSDNode>(Op.getOperand(1))->getZExtValue();
15158   std::map < unsigned, IntrinsicData>::const_iterator itr = IntrMap.find(IntNo);
15159   if (itr == IntrMap.end())
15160     return SDValue();
15161
15162   SDLoc dl(Op);
15163   IntrinsicData Intr = itr->second;
15164   switch(Intr.Type) {
15165   case RDSEED:
15166   case RDRAND: {
15167     // Emit the node with the right value type.
15168     SDVTList VTs = DAG.getVTList(Op->getValueType(0), MVT::Glue, MVT::Other);
15169     SDValue Result = DAG.getNode(Intr.Opc0, dl, VTs, Op.getOperand(0));
15170
15171     // If the value returned by RDRAND/RDSEED was valid (CF=1), return 1.
15172     // Otherwise return the value from Rand, which is always 0, casted to i32.
15173     SDValue Ops[] = { DAG.getZExtOrTrunc(Result, dl, Op->getValueType(1)),
15174                       DAG.getConstant(1, Op->getValueType(1)),
15175                       DAG.getConstant(X86::COND_B, MVT::i32),
15176                       SDValue(Result.getNode(), 1) };
15177     SDValue isValid = DAG.getNode(X86ISD::CMOV, dl,
15178                                   DAG.getVTList(Op->getValueType(1), MVT::Glue),
15179                                   Ops);
15180
15181     // Return { result, isValid, chain }.
15182     return DAG.getNode(ISD::MERGE_VALUES, dl, Op->getVTList(), Result, isValid,
15183                        SDValue(Result.getNode(), 2));
15184   }
15185   case GATHER: {
15186   //gather(v1, mask, index, base, scale);
15187     SDValue Chain = Op.getOperand(0);
15188     SDValue Src   = Op.getOperand(2);
15189     SDValue Base  = Op.getOperand(3);
15190     SDValue Index = Op.getOperand(4);
15191     SDValue Mask  = Op.getOperand(5);
15192     SDValue Scale = Op.getOperand(6);
15193     return getGatherNode(Intr.Opc0, Op, DAG, Src, Mask, Base, Index, Scale, Chain,
15194                           Subtarget);
15195   }
15196   case SCATTER: {
15197   //scatter(base, mask, index, v1, scale);
15198     SDValue Chain = Op.getOperand(0);
15199     SDValue Base  = Op.getOperand(2);
15200     SDValue Mask  = Op.getOperand(3);
15201     SDValue Index = Op.getOperand(4);
15202     SDValue Src   = Op.getOperand(5);
15203     SDValue Scale = Op.getOperand(6);
15204     return getScatterNode(Intr.Opc0, Op, DAG, Src, Mask, Base, Index, Scale, Chain);
15205   }
15206   case PREFETCH: {
15207     SDValue Hint = Op.getOperand(6);
15208     unsigned HintVal;
15209     if (dyn_cast<ConstantSDNode> (Hint) == nullptr ||
15210         (HintVal = dyn_cast<ConstantSDNode> (Hint)->getZExtValue()) > 1)
15211       llvm_unreachable("Wrong prefetch hint in intrinsic: should be 0 or 1");
15212     unsigned Opcode = (HintVal ? Intr.Opc1 : Intr.Opc0);
15213     SDValue Chain = Op.getOperand(0);
15214     SDValue Mask  = Op.getOperand(2);
15215     SDValue Index = Op.getOperand(3);
15216     SDValue Base  = Op.getOperand(4);
15217     SDValue Scale = Op.getOperand(5);
15218     return getPrefetchNode(Opcode, Op, DAG, Mask, Base, Index, Scale, Chain);
15219   }
15220   // Read Time Stamp Counter (RDTSC) and Processor ID (RDTSCP).
15221   case RDTSC: {
15222     SmallVector<SDValue, 2> Results;
15223     getReadTimeStampCounter(Op.getNode(), dl, Intr.Opc0, DAG, Subtarget, Results);
15224     return DAG.getMergeValues(Results, dl);
15225   }
15226   // Read Performance Monitoring Counters.
15227   case RDPMC: {
15228     SmallVector<SDValue, 2> Results;
15229     getReadPerformanceCounter(Op.getNode(), dl, DAG, Subtarget, Results);
15230     return DAG.getMergeValues(Results, dl);
15231   }
15232   // XTEST intrinsics.
15233   case XTEST: {
15234     SDVTList VTs = DAG.getVTList(Op->getValueType(0), MVT::Other);
15235     SDValue InTrans = DAG.getNode(X86ISD::XTEST, dl, VTs, Op.getOperand(0));
15236     SDValue SetCC = DAG.getNode(X86ISD::SETCC, dl, MVT::i8,
15237                                 DAG.getConstant(X86::COND_NE, MVT::i8),
15238                                 InTrans);
15239     SDValue Ret = DAG.getNode(ISD::ZERO_EXTEND, dl, Op->getValueType(0), SetCC);
15240     return DAG.getNode(ISD::MERGE_VALUES, dl, Op->getVTList(),
15241                        Ret, SDValue(InTrans.getNode(), 1));
15242   }
15243   }
15244   llvm_unreachable("Unknown Intrinsic Type");
15245 }
15246
15247 SDValue X86TargetLowering::LowerRETURNADDR(SDValue Op,
15248                                            SelectionDAG &DAG) const {
15249   MachineFrameInfo *MFI = DAG.getMachineFunction().getFrameInfo();
15250   MFI->setReturnAddressIsTaken(true);
15251
15252   if (verifyReturnAddressArgumentIsConstant(Op, DAG))
15253     return SDValue();
15254
15255   unsigned Depth = cast<ConstantSDNode>(Op.getOperand(0))->getZExtValue();
15256   SDLoc dl(Op);
15257   EVT PtrVT = getPointerTy();
15258
15259   if (Depth > 0) {
15260     SDValue FrameAddr = LowerFRAMEADDR(Op, DAG);
15261     const X86RegisterInfo *RegInfo = static_cast<const X86RegisterInfo *>(
15262         DAG.getSubtarget().getRegisterInfo());
15263     SDValue Offset = DAG.getConstant(RegInfo->getSlotSize(), PtrVT);
15264     return DAG.getLoad(PtrVT, dl, DAG.getEntryNode(),
15265                        DAG.getNode(ISD::ADD, dl, PtrVT,
15266                                    FrameAddr, Offset),
15267                        MachinePointerInfo(), false, false, false, 0);
15268   }
15269
15270   // Just load the return address.
15271   SDValue RetAddrFI = getReturnAddressFrameIndex(DAG);
15272   return DAG.getLoad(PtrVT, dl, DAG.getEntryNode(),
15273                      RetAddrFI, MachinePointerInfo(), false, false, false, 0);
15274 }
15275
15276 SDValue X86TargetLowering::LowerFRAMEADDR(SDValue Op, SelectionDAG &DAG) const {
15277   MachineFrameInfo *MFI = DAG.getMachineFunction().getFrameInfo();
15278   MFI->setFrameAddressIsTaken(true);
15279
15280   EVT VT = Op.getValueType();
15281   SDLoc dl(Op);  // FIXME probably not meaningful
15282   unsigned Depth = cast<ConstantSDNode>(Op.getOperand(0))->getZExtValue();
15283   const X86RegisterInfo *RegInfo = static_cast<const X86RegisterInfo *>(
15284       DAG.getSubtarget().getRegisterInfo());
15285   unsigned FrameReg = RegInfo->getFrameRegister(DAG.getMachineFunction());
15286   assert(((FrameReg == X86::RBP && VT == MVT::i64) ||
15287           (FrameReg == X86::EBP && VT == MVT::i32)) &&
15288          "Invalid Frame Register!");
15289   SDValue FrameAddr = DAG.getCopyFromReg(DAG.getEntryNode(), dl, FrameReg, VT);
15290   while (Depth--)
15291     FrameAddr = DAG.getLoad(VT, dl, DAG.getEntryNode(), FrameAddr,
15292                             MachinePointerInfo(),
15293                             false, false, false, 0);
15294   return FrameAddr;
15295 }
15296
15297 // FIXME? Maybe this could be a TableGen attribute on some registers and
15298 // this table could be generated automatically from RegInfo.
15299 unsigned X86TargetLowering::getRegisterByName(const char* RegName,
15300                                               EVT VT) const {
15301   unsigned Reg = StringSwitch<unsigned>(RegName)
15302                        .Case("esp", X86::ESP)
15303                        .Case("rsp", X86::RSP)
15304                        .Default(0);
15305   if (Reg)
15306     return Reg;
15307   report_fatal_error("Invalid register name global variable");
15308 }
15309
15310 SDValue X86TargetLowering::LowerFRAME_TO_ARGS_OFFSET(SDValue Op,
15311                                                      SelectionDAG &DAG) const {
15312   const X86RegisterInfo *RegInfo = static_cast<const X86RegisterInfo *>(
15313       DAG.getSubtarget().getRegisterInfo());
15314   return DAG.getIntPtrConstant(2 * RegInfo->getSlotSize());
15315 }
15316
15317 SDValue X86TargetLowering::LowerEH_RETURN(SDValue Op, SelectionDAG &DAG) const {
15318   SDValue Chain     = Op.getOperand(0);
15319   SDValue Offset    = Op.getOperand(1);
15320   SDValue Handler   = Op.getOperand(2);
15321   SDLoc dl      (Op);
15322
15323   EVT PtrVT = getPointerTy();
15324   const X86RegisterInfo *RegInfo = static_cast<const X86RegisterInfo *>(
15325       DAG.getSubtarget().getRegisterInfo());
15326   unsigned FrameReg = RegInfo->getFrameRegister(DAG.getMachineFunction());
15327   assert(((FrameReg == X86::RBP && PtrVT == MVT::i64) ||
15328           (FrameReg == X86::EBP && PtrVT == MVT::i32)) &&
15329          "Invalid Frame Register!");
15330   SDValue Frame = DAG.getCopyFromReg(DAG.getEntryNode(), dl, FrameReg, PtrVT);
15331   unsigned StoreAddrReg = (PtrVT == MVT::i64) ? X86::RCX : X86::ECX;
15332
15333   SDValue StoreAddr = DAG.getNode(ISD::ADD, dl, PtrVT, Frame,
15334                                  DAG.getIntPtrConstant(RegInfo->getSlotSize()));
15335   StoreAddr = DAG.getNode(ISD::ADD, dl, PtrVT, StoreAddr, Offset);
15336   Chain = DAG.getStore(Chain, dl, Handler, StoreAddr, MachinePointerInfo(),
15337                        false, false, 0);
15338   Chain = DAG.getCopyToReg(Chain, dl, StoreAddrReg, StoreAddr);
15339
15340   return DAG.getNode(X86ISD::EH_RETURN, dl, MVT::Other, Chain,
15341                      DAG.getRegister(StoreAddrReg, PtrVT));
15342 }
15343
15344 SDValue X86TargetLowering::lowerEH_SJLJ_SETJMP(SDValue Op,
15345                                                SelectionDAG &DAG) const {
15346   SDLoc DL(Op);
15347   return DAG.getNode(X86ISD::EH_SJLJ_SETJMP, DL,
15348                      DAG.getVTList(MVT::i32, MVT::Other),
15349                      Op.getOperand(0), Op.getOperand(1));
15350 }
15351
15352 SDValue X86TargetLowering::lowerEH_SJLJ_LONGJMP(SDValue Op,
15353                                                 SelectionDAG &DAG) const {
15354   SDLoc DL(Op);
15355   return DAG.getNode(X86ISD::EH_SJLJ_LONGJMP, DL, MVT::Other,
15356                      Op.getOperand(0), Op.getOperand(1));
15357 }
15358
15359 static SDValue LowerADJUST_TRAMPOLINE(SDValue Op, SelectionDAG &DAG) {
15360   return Op.getOperand(0);
15361 }
15362
15363 SDValue X86TargetLowering::LowerINIT_TRAMPOLINE(SDValue Op,
15364                                                 SelectionDAG &DAG) const {
15365   SDValue Root = Op.getOperand(0);
15366   SDValue Trmp = Op.getOperand(1); // trampoline
15367   SDValue FPtr = Op.getOperand(2); // nested function
15368   SDValue Nest = Op.getOperand(3); // 'nest' parameter value
15369   SDLoc dl (Op);
15370
15371   const Value *TrmpAddr = cast<SrcValueSDNode>(Op.getOperand(4))->getValue();
15372   const TargetRegisterInfo *TRI = DAG.getSubtarget().getRegisterInfo();
15373
15374   if (Subtarget->is64Bit()) {
15375     SDValue OutChains[6];
15376
15377     // Large code-model.
15378     const unsigned char JMP64r  = 0xFF; // 64-bit jmp through register opcode.
15379     const unsigned char MOV64ri = 0xB8; // X86::MOV64ri opcode.
15380
15381     const unsigned char N86R10 = TRI->getEncodingValue(X86::R10) & 0x7;
15382     const unsigned char N86R11 = TRI->getEncodingValue(X86::R11) & 0x7;
15383
15384     const unsigned char REX_WB = 0x40 | 0x08 | 0x01; // REX prefix
15385
15386     // Load the pointer to the nested function into R11.
15387     unsigned OpCode = ((MOV64ri | N86R11) << 8) | REX_WB; // movabsq r11
15388     SDValue Addr = Trmp;
15389     OutChains[0] = DAG.getStore(Root, dl, DAG.getConstant(OpCode, MVT::i16),
15390                                 Addr, MachinePointerInfo(TrmpAddr),
15391                                 false, false, 0);
15392
15393     Addr = DAG.getNode(ISD::ADD, dl, MVT::i64, Trmp,
15394                        DAG.getConstant(2, MVT::i64));
15395     OutChains[1] = DAG.getStore(Root, dl, FPtr, Addr,
15396                                 MachinePointerInfo(TrmpAddr, 2),
15397                                 false, false, 2);
15398
15399     // Load the 'nest' parameter value into R10.
15400     // R10 is specified in X86CallingConv.td
15401     OpCode = ((MOV64ri | N86R10) << 8) | REX_WB; // movabsq r10
15402     Addr = DAG.getNode(ISD::ADD, dl, MVT::i64, Trmp,
15403                        DAG.getConstant(10, MVT::i64));
15404     OutChains[2] = DAG.getStore(Root, dl, DAG.getConstant(OpCode, MVT::i16),
15405                                 Addr, MachinePointerInfo(TrmpAddr, 10),
15406                                 false, false, 0);
15407
15408     Addr = DAG.getNode(ISD::ADD, dl, MVT::i64, Trmp,
15409                        DAG.getConstant(12, MVT::i64));
15410     OutChains[3] = DAG.getStore(Root, dl, Nest, Addr,
15411                                 MachinePointerInfo(TrmpAddr, 12),
15412                                 false, false, 2);
15413
15414     // Jump to the nested function.
15415     OpCode = (JMP64r << 8) | REX_WB; // jmpq *...
15416     Addr = DAG.getNode(ISD::ADD, dl, MVT::i64, Trmp,
15417                        DAG.getConstant(20, MVT::i64));
15418     OutChains[4] = DAG.getStore(Root, dl, DAG.getConstant(OpCode, MVT::i16),
15419                                 Addr, MachinePointerInfo(TrmpAddr, 20),
15420                                 false, false, 0);
15421
15422     unsigned char ModRM = N86R11 | (4 << 3) | (3 << 6); // ...r11
15423     Addr = DAG.getNode(ISD::ADD, dl, MVT::i64, Trmp,
15424                        DAG.getConstant(22, MVT::i64));
15425     OutChains[5] = DAG.getStore(Root, dl, DAG.getConstant(ModRM, MVT::i8), Addr,
15426                                 MachinePointerInfo(TrmpAddr, 22),
15427                                 false, false, 0);
15428
15429     return DAG.getNode(ISD::TokenFactor, dl, MVT::Other, OutChains);
15430   } else {
15431     const Function *Func =
15432       cast<Function>(cast<SrcValueSDNode>(Op.getOperand(5))->getValue());
15433     CallingConv::ID CC = Func->getCallingConv();
15434     unsigned NestReg;
15435
15436     switch (CC) {
15437     default:
15438       llvm_unreachable("Unsupported calling convention");
15439     case CallingConv::C:
15440     case CallingConv::X86_StdCall: {
15441       // Pass 'nest' parameter in ECX.
15442       // Must be kept in sync with X86CallingConv.td
15443       NestReg = X86::ECX;
15444
15445       // Check that ECX wasn't needed by an 'inreg' parameter.
15446       FunctionType *FTy = Func->getFunctionType();
15447       const AttributeSet &Attrs = Func->getAttributes();
15448
15449       if (!Attrs.isEmpty() && !Func->isVarArg()) {
15450         unsigned InRegCount = 0;
15451         unsigned Idx = 1;
15452
15453         for (FunctionType::param_iterator I = FTy->param_begin(),
15454              E = FTy->param_end(); I != E; ++I, ++Idx)
15455           if (Attrs.hasAttribute(Idx, Attribute::InReg))
15456             // FIXME: should only count parameters that are lowered to integers.
15457             InRegCount += (TD->getTypeSizeInBits(*I) + 31) / 32;
15458
15459         if (InRegCount > 2) {
15460           report_fatal_error("Nest register in use - reduce number of inreg"
15461                              " parameters!");
15462         }
15463       }
15464       break;
15465     }
15466     case CallingConv::X86_FastCall:
15467     case CallingConv::X86_ThisCall:
15468     case CallingConv::Fast:
15469       // Pass 'nest' parameter in EAX.
15470       // Must be kept in sync with X86CallingConv.td
15471       NestReg = X86::EAX;
15472       break;
15473     }
15474
15475     SDValue OutChains[4];
15476     SDValue Addr, Disp;
15477
15478     Addr = DAG.getNode(ISD::ADD, dl, MVT::i32, Trmp,
15479                        DAG.getConstant(10, MVT::i32));
15480     Disp = DAG.getNode(ISD::SUB, dl, MVT::i32, FPtr, Addr);
15481
15482     // This is storing the opcode for MOV32ri.
15483     const unsigned char MOV32ri = 0xB8; // X86::MOV32ri's opcode byte.
15484     const unsigned char N86Reg = TRI->getEncodingValue(NestReg) & 0x7;
15485     OutChains[0] = DAG.getStore(Root, dl,
15486                                 DAG.getConstant(MOV32ri|N86Reg, MVT::i8),
15487                                 Trmp, MachinePointerInfo(TrmpAddr),
15488                                 false, false, 0);
15489
15490     Addr = DAG.getNode(ISD::ADD, dl, MVT::i32, Trmp,
15491                        DAG.getConstant(1, MVT::i32));
15492     OutChains[1] = DAG.getStore(Root, dl, Nest, Addr,
15493                                 MachinePointerInfo(TrmpAddr, 1),
15494                                 false, false, 1);
15495
15496     const unsigned char JMP = 0xE9; // jmp <32bit dst> opcode.
15497     Addr = DAG.getNode(ISD::ADD, dl, MVT::i32, Trmp,
15498                        DAG.getConstant(5, MVT::i32));
15499     OutChains[2] = DAG.getStore(Root, dl, DAG.getConstant(JMP, MVT::i8), Addr,
15500                                 MachinePointerInfo(TrmpAddr, 5),
15501                                 false, false, 1);
15502
15503     Addr = DAG.getNode(ISD::ADD, dl, MVT::i32, Trmp,
15504                        DAG.getConstant(6, MVT::i32));
15505     OutChains[3] = DAG.getStore(Root, dl, Disp, Addr,
15506                                 MachinePointerInfo(TrmpAddr, 6),
15507                                 false, false, 1);
15508
15509     return DAG.getNode(ISD::TokenFactor, dl, MVT::Other, OutChains);
15510   }
15511 }
15512
15513 SDValue X86TargetLowering::LowerFLT_ROUNDS_(SDValue Op,
15514                                             SelectionDAG &DAG) const {
15515   /*
15516    The rounding mode is in bits 11:10 of FPSR, and has the following
15517    settings:
15518      00 Round to nearest
15519      01 Round to -inf
15520      10 Round to +inf
15521      11 Round to 0
15522
15523   FLT_ROUNDS, on the other hand, expects the following:
15524     -1 Undefined
15525      0 Round to 0
15526      1 Round to nearest
15527      2 Round to +inf
15528      3 Round to -inf
15529
15530   To perform the conversion, we do:
15531     (((((FPSR & 0x800) >> 11) | ((FPSR & 0x400) >> 9)) + 1) & 3)
15532   */
15533
15534   MachineFunction &MF = DAG.getMachineFunction();
15535   const TargetMachine &TM = MF.getTarget();
15536   const TargetFrameLowering &TFI = *TM.getSubtargetImpl()->getFrameLowering();
15537   unsigned StackAlignment = TFI.getStackAlignment();
15538   MVT VT = Op.getSimpleValueType();
15539   SDLoc DL(Op);
15540
15541   // Save FP Control Word to stack slot
15542   int SSFI = MF.getFrameInfo()->CreateStackObject(2, StackAlignment, false);
15543   SDValue StackSlot = DAG.getFrameIndex(SSFI, getPointerTy());
15544
15545   MachineMemOperand *MMO =
15546    MF.getMachineMemOperand(MachinePointerInfo::getFixedStack(SSFI),
15547                            MachineMemOperand::MOStore, 2, 2);
15548
15549   SDValue Ops[] = { DAG.getEntryNode(), StackSlot };
15550   SDValue Chain = DAG.getMemIntrinsicNode(X86ISD::FNSTCW16m, DL,
15551                                           DAG.getVTList(MVT::Other),
15552                                           Ops, MVT::i16, MMO);
15553
15554   // Load FP Control Word from stack slot
15555   SDValue CWD = DAG.getLoad(MVT::i16, DL, Chain, StackSlot,
15556                             MachinePointerInfo(), false, false, false, 0);
15557
15558   // Transform as necessary
15559   SDValue CWD1 =
15560     DAG.getNode(ISD::SRL, DL, MVT::i16,
15561                 DAG.getNode(ISD::AND, DL, MVT::i16,
15562                             CWD, DAG.getConstant(0x800, MVT::i16)),
15563                 DAG.getConstant(11, MVT::i8));
15564   SDValue CWD2 =
15565     DAG.getNode(ISD::SRL, DL, MVT::i16,
15566                 DAG.getNode(ISD::AND, DL, MVT::i16,
15567                             CWD, DAG.getConstant(0x400, MVT::i16)),
15568                 DAG.getConstant(9, MVT::i8));
15569
15570   SDValue RetVal =
15571     DAG.getNode(ISD::AND, DL, MVT::i16,
15572                 DAG.getNode(ISD::ADD, DL, MVT::i16,
15573                             DAG.getNode(ISD::OR, DL, MVT::i16, CWD1, CWD2),
15574                             DAG.getConstant(1, MVT::i16)),
15575                 DAG.getConstant(3, MVT::i16));
15576
15577   return DAG.getNode((VT.getSizeInBits() < 16 ?
15578                       ISD::TRUNCATE : ISD::ZERO_EXTEND), DL, VT, RetVal);
15579 }
15580
15581 static SDValue LowerCTLZ(SDValue Op, SelectionDAG &DAG) {
15582   MVT VT = Op.getSimpleValueType();
15583   EVT OpVT = VT;
15584   unsigned NumBits = VT.getSizeInBits();
15585   SDLoc dl(Op);
15586
15587   Op = Op.getOperand(0);
15588   if (VT == MVT::i8) {
15589     // Zero extend to i32 since there is not an i8 bsr.
15590     OpVT = MVT::i32;
15591     Op = DAG.getNode(ISD::ZERO_EXTEND, dl, OpVT, Op);
15592   }
15593
15594   // Issue a bsr (scan bits in reverse) which also sets EFLAGS.
15595   SDVTList VTs = DAG.getVTList(OpVT, MVT::i32);
15596   Op = DAG.getNode(X86ISD::BSR, dl, VTs, Op);
15597
15598   // If src is zero (i.e. bsr sets ZF), returns NumBits.
15599   SDValue Ops[] = {
15600     Op,
15601     DAG.getConstant(NumBits+NumBits-1, OpVT),
15602     DAG.getConstant(X86::COND_E, MVT::i8),
15603     Op.getValue(1)
15604   };
15605   Op = DAG.getNode(X86ISD::CMOV, dl, OpVT, Ops);
15606
15607   // Finally xor with NumBits-1.
15608   Op = DAG.getNode(ISD::XOR, dl, OpVT, Op, DAG.getConstant(NumBits-1, OpVT));
15609
15610   if (VT == MVT::i8)
15611     Op = DAG.getNode(ISD::TRUNCATE, dl, MVT::i8, Op);
15612   return Op;
15613 }
15614
15615 static SDValue LowerCTLZ_ZERO_UNDEF(SDValue Op, SelectionDAG &DAG) {
15616   MVT VT = Op.getSimpleValueType();
15617   EVT OpVT = VT;
15618   unsigned NumBits = VT.getSizeInBits();
15619   SDLoc dl(Op);
15620
15621   Op = Op.getOperand(0);
15622   if (VT == MVT::i8) {
15623     // Zero extend to i32 since there is not an i8 bsr.
15624     OpVT = MVT::i32;
15625     Op = DAG.getNode(ISD::ZERO_EXTEND, dl, OpVT, Op);
15626   }
15627
15628   // Issue a bsr (scan bits in reverse).
15629   SDVTList VTs = DAG.getVTList(OpVT, MVT::i32);
15630   Op = DAG.getNode(X86ISD::BSR, dl, VTs, Op);
15631
15632   // And xor with NumBits-1.
15633   Op = DAG.getNode(ISD::XOR, dl, OpVT, Op, DAG.getConstant(NumBits-1, OpVT));
15634
15635   if (VT == MVT::i8)
15636     Op = DAG.getNode(ISD::TRUNCATE, dl, MVT::i8, Op);
15637   return Op;
15638 }
15639
15640 static SDValue LowerCTTZ(SDValue Op, SelectionDAG &DAG) {
15641   MVT VT = Op.getSimpleValueType();
15642   unsigned NumBits = VT.getSizeInBits();
15643   SDLoc dl(Op);
15644   Op = Op.getOperand(0);
15645
15646   // Issue a bsf (scan bits forward) which also sets EFLAGS.
15647   SDVTList VTs = DAG.getVTList(VT, MVT::i32);
15648   Op = DAG.getNode(X86ISD::BSF, dl, VTs, Op);
15649
15650   // If src is zero (i.e. bsf sets ZF), returns NumBits.
15651   SDValue Ops[] = {
15652     Op,
15653     DAG.getConstant(NumBits, VT),
15654     DAG.getConstant(X86::COND_E, MVT::i8),
15655     Op.getValue(1)
15656   };
15657   return DAG.getNode(X86ISD::CMOV, dl, VT, Ops);
15658 }
15659
15660 // Lower256IntArith - Break a 256-bit integer operation into two new 128-bit
15661 // ones, and then concatenate the result back.
15662 static SDValue Lower256IntArith(SDValue Op, SelectionDAG &DAG) {
15663   MVT VT = Op.getSimpleValueType();
15664
15665   assert(VT.is256BitVector() && VT.isInteger() &&
15666          "Unsupported value type for operation");
15667
15668   unsigned NumElems = VT.getVectorNumElements();
15669   SDLoc dl(Op);
15670
15671   // Extract the LHS vectors
15672   SDValue LHS = Op.getOperand(0);
15673   SDValue LHS1 = Extract128BitVector(LHS, 0, DAG, dl);
15674   SDValue LHS2 = Extract128BitVector(LHS, NumElems/2, DAG, dl);
15675
15676   // Extract the RHS vectors
15677   SDValue RHS = Op.getOperand(1);
15678   SDValue RHS1 = Extract128BitVector(RHS, 0, DAG, dl);
15679   SDValue RHS2 = Extract128BitVector(RHS, NumElems/2, DAG, dl);
15680
15681   MVT EltVT = VT.getVectorElementType();
15682   MVT NewVT = MVT::getVectorVT(EltVT, NumElems/2);
15683
15684   return DAG.getNode(ISD::CONCAT_VECTORS, dl, VT,
15685                      DAG.getNode(Op.getOpcode(), dl, NewVT, LHS1, RHS1),
15686                      DAG.getNode(Op.getOpcode(), dl, NewVT, LHS2, RHS2));
15687 }
15688
15689 static SDValue LowerADD(SDValue Op, SelectionDAG &DAG) {
15690   assert(Op.getSimpleValueType().is256BitVector() &&
15691          Op.getSimpleValueType().isInteger() &&
15692          "Only handle AVX 256-bit vector integer operation");
15693   return Lower256IntArith(Op, DAG);
15694 }
15695
15696 static SDValue LowerSUB(SDValue Op, SelectionDAG &DAG) {
15697   assert(Op.getSimpleValueType().is256BitVector() &&
15698          Op.getSimpleValueType().isInteger() &&
15699          "Only handle AVX 256-bit vector integer operation");
15700   return Lower256IntArith(Op, DAG);
15701 }
15702
15703 static SDValue LowerMUL(SDValue Op, const X86Subtarget *Subtarget,
15704                         SelectionDAG &DAG) {
15705   SDLoc dl(Op);
15706   MVT VT = Op.getSimpleValueType();
15707
15708   // Decompose 256-bit ops into smaller 128-bit ops.
15709   if (VT.is256BitVector() && !Subtarget->hasInt256())
15710     return Lower256IntArith(Op, DAG);
15711
15712   SDValue A = Op.getOperand(0);
15713   SDValue B = Op.getOperand(1);
15714
15715   // Lower v4i32 mul as 2x shuffle, 2x pmuludq, 2x shuffle.
15716   if (VT == MVT::v4i32) {
15717     assert(Subtarget->hasSSE2() && !Subtarget->hasSSE41() &&
15718            "Should not custom lower when pmuldq is available!");
15719
15720     // Extract the odd parts.
15721     static const int UnpackMask[] = { 1, -1, 3, -1 };
15722     SDValue Aodds = DAG.getVectorShuffle(VT, dl, A, A, UnpackMask);
15723     SDValue Bodds = DAG.getVectorShuffle(VT, dl, B, B, UnpackMask);
15724
15725     // Multiply the even parts.
15726     SDValue Evens = DAG.getNode(X86ISD::PMULUDQ, dl, MVT::v2i64, A, B);
15727     // Now multiply odd parts.
15728     SDValue Odds = DAG.getNode(X86ISD::PMULUDQ, dl, MVT::v2i64, Aodds, Bodds);
15729
15730     Evens = DAG.getNode(ISD::BITCAST, dl, VT, Evens);
15731     Odds = DAG.getNode(ISD::BITCAST, dl, VT, Odds);
15732
15733     // Merge the two vectors back together with a shuffle. This expands into 2
15734     // shuffles.
15735     static const int ShufMask[] = { 0, 4, 2, 6 };
15736     return DAG.getVectorShuffle(VT, dl, Evens, Odds, ShufMask);
15737   }
15738
15739   assert((VT == MVT::v2i64 || VT == MVT::v4i64 || VT == MVT::v8i64) &&
15740          "Only know how to lower V2I64/V4I64/V8I64 multiply");
15741
15742   //  Ahi = psrlqi(a, 32);
15743   //  Bhi = psrlqi(b, 32);
15744   //
15745   //  AloBlo = pmuludq(a, b);
15746   //  AloBhi = pmuludq(a, Bhi);
15747   //  AhiBlo = pmuludq(Ahi, b);
15748
15749   //  AloBhi = psllqi(AloBhi, 32);
15750   //  AhiBlo = psllqi(AhiBlo, 32);
15751   //  return AloBlo + AloBhi + AhiBlo;
15752
15753   SDValue Ahi = getTargetVShiftByConstNode(X86ISD::VSRLI, dl, VT, A, 32, DAG);
15754   SDValue Bhi = getTargetVShiftByConstNode(X86ISD::VSRLI, dl, VT, B, 32, DAG);
15755
15756   // Bit cast to 32-bit vectors for MULUDQ
15757   EVT MulVT = (VT == MVT::v2i64) ? MVT::v4i32 :
15758                                   (VT == MVT::v4i64) ? MVT::v8i32 : MVT::v16i32;
15759   A = DAG.getNode(ISD::BITCAST, dl, MulVT, A);
15760   B = DAG.getNode(ISD::BITCAST, dl, MulVT, B);
15761   Ahi = DAG.getNode(ISD::BITCAST, dl, MulVT, Ahi);
15762   Bhi = DAG.getNode(ISD::BITCAST, dl, MulVT, Bhi);
15763
15764   SDValue AloBlo = DAG.getNode(X86ISD::PMULUDQ, dl, VT, A, B);
15765   SDValue AloBhi = DAG.getNode(X86ISD::PMULUDQ, dl, VT, A, Bhi);
15766   SDValue AhiBlo = DAG.getNode(X86ISD::PMULUDQ, dl, VT, Ahi, B);
15767
15768   AloBhi = getTargetVShiftByConstNode(X86ISD::VSHLI, dl, VT, AloBhi, 32, DAG);
15769   AhiBlo = getTargetVShiftByConstNode(X86ISD::VSHLI, dl, VT, AhiBlo, 32, DAG);
15770
15771   SDValue Res = DAG.getNode(ISD::ADD, dl, VT, AloBlo, AloBhi);
15772   return DAG.getNode(ISD::ADD, dl, VT, Res, AhiBlo);
15773 }
15774
15775 SDValue X86TargetLowering::LowerWin64_i128OP(SDValue Op, SelectionDAG &DAG) const {
15776   assert(Subtarget->isTargetWin64() && "Unexpected target");
15777   EVT VT = Op.getValueType();
15778   assert(VT.isInteger() && VT.getSizeInBits() == 128 &&
15779          "Unexpected return type for lowering");
15780
15781   RTLIB::Libcall LC;
15782   bool isSigned;
15783   switch (Op->getOpcode()) {
15784   default: llvm_unreachable("Unexpected request for libcall!");
15785   case ISD::SDIV:      isSigned = true;  LC = RTLIB::SDIV_I128;    break;
15786   case ISD::UDIV:      isSigned = false; LC = RTLIB::UDIV_I128;    break;
15787   case ISD::SREM:      isSigned = true;  LC = RTLIB::SREM_I128;    break;
15788   case ISD::UREM:      isSigned = false; LC = RTLIB::UREM_I128;    break;
15789   case ISD::SDIVREM:   isSigned = true;  LC = RTLIB::SDIVREM_I128; break;
15790   case ISD::UDIVREM:   isSigned = false; LC = RTLIB::UDIVREM_I128; break;
15791   }
15792
15793   SDLoc dl(Op);
15794   SDValue InChain = DAG.getEntryNode();
15795
15796   TargetLowering::ArgListTy Args;
15797   TargetLowering::ArgListEntry Entry;
15798   for (unsigned i = 0, e = Op->getNumOperands(); i != e; ++i) {
15799     EVT ArgVT = Op->getOperand(i).getValueType();
15800     assert(ArgVT.isInteger() && ArgVT.getSizeInBits() == 128 &&
15801            "Unexpected argument type for lowering");
15802     SDValue StackPtr = DAG.CreateStackTemporary(ArgVT, 16);
15803     Entry.Node = StackPtr;
15804     InChain = DAG.getStore(InChain, dl, Op->getOperand(i), StackPtr, MachinePointerInfo(),
15805                            false, false, 16);
15806     Type *ArgTy = ArgVT.getTypeForEVT(*DAG.getContext());
15807     Entry.Ty = PointerType::get(ArgTy,0);
15808     Entry.isSExt = false;
15809     Entry.isZExt = false;
15810     Args.push_back(Entry);
15811   }
15812
15813   SDValue Callee = DAG.getExternalSymbol(getLibcallName(LC),
15814                                          getPointerTy());
15815
15816   TargetLowering::CallLoweringInfo CLI(DAG);
15817   CLI.setDebugLoc(dl).setChain(InChain)
15818     .setCallee(getLibcallCallingConv(LC),
15819                static_cast<EVT>(MVT::v2i64).getTypeForEVT(*DAG.getContext()),
15820                Callee, std::move(Args), 0)
15821     .setInRegister().setSExtResult(isSigned).setZExtResult(!isSigned);
15822
15823   std::pair<SDValue, SDValue> CallInfo = LowerCallTo(CLI);
15824   return DAG.getNode(ISD::BITCAST, dl, VT, CallInfo.first);
15825 }
15826
15827 static SDValue LowerMUL_LOHI(SDValue Op, const X86Subtarget *Subtarget,
15828                              SelectionDAG &DAG) {
15829   SDValue Op0 = Op.getOperand(0), Op1 = Op.getOperand(1);
15830   EVT VT = Op0.getValueType();
15831   SDLoc dl(Op);
15832
15833   assert((VT == MVT::v4i32 && Subtarget->hasSSE2()) ||
15834          (VT == MVT::v8i32 && Subtarget->hasInt256()));
15835
15836   // PMULxD operations multiply each even value (starting at 0) of LHS with
15837   // the related value of RHS and produce a widen result.
15838   // E.g., PMULUDQ <4 x i32> <a|b|c|d>, <4 x i32> <e|f|g|h>
15839   // => <2 x i64> <ae|cg>
15840   //
15841   // In other word, to have all the results, we need to perform two PMULxD:
15842   // 1. one with the even values.
15843   // 2. one with the odd values.
15844   // To achieve #2, with need to place the odd values at an even position.
15845   //
15846   // Place the odd value at an even position (basically, shift all values 1
15847   // step to the left):
15848   const int Mask[] = {1, -1, 3, -1, 5, -1, 7, -1};
15849   // <a|b|c|d> => <b|undef|d|undef>
15850   SDValue Odd0 = DAG.getVectorShuffle(VT, dl, Op0, Op0, Mask);
15851   // <e|f|g|h> => <f|undef|h|undef>
15852   SDValue Odd1 = DAG.getVectorShuffle(VT, dl, Op1, Op1, Mask);
15853
15854   // Emit two multiplies, one for the lower 2 ints and one for the higher 2
15855   // ints.
15856   MVT MulVT = VT == MVT::v4i32 ? MVT::v2i64 : MVT::v4i64;
15857   bool IsSigned = Op->getOpcode() == ISD::SMUL_LOHI;
15858   unsigned Opcode =
15859       (!IsSigned || !Subtarget->hasSSE41()) ? X86ISD::PMULUDQ : X86ISD::PMULDQ;
15860   // PMULUDQ <4 x i32> <a|b|c|d>, <4 x i32> <e|f|g|h>
15861   // => <2 x i64> <ae|cg>
15862   SDValue Mul1 = DAG.getNode(ISD::BITCAST, dl, VT,
15863                              DAG.getNode(Opcode, dl, MulVT, Op0, Op1));
15864   // PMULUDQ <4 x i32> <b|undef|d|undef>, <4 x i32> <f|undef|h|undef>
15865   // => <2 x i64> <bf|dh>
15866   SDValue Mul2 = DAG.getNode(ISD::BITCAST, dl, VT,
15867                              DAG.getNode(Opcode, dl, MulVT, Odd0, Odd1));
15868
15869   // Shuffle it back into the right order.
15870   SDValue Highs, Lows;
15871   if (VT == MVT::v8i32) {
15872     const int HighMask[] = {1, 9, 3, 11, 5, 13, 7, 15};
15873     Highs = DAG.getVectorShuffle(VT, dl, Mul1, Mul2, HighMask);
15874     const int LowMask[] = {0, 8, 2, 10, 4, 12, 6, 14};
15875     Lows = DAG.getVectorShuffle(VT, dl, Mul1, Mul2, LowMask);
15876   } else {
15877     const int HighMask[] = {1, 5, 3, 7};
15878     Highs = DAG.getVectorShuffle(VT, dl, Mul1, Mul2, HighMask);
15879     const int LowMask[] = {1, 4, 2, 6};
15880     Lows = DAG.getVectorShuffle(VT, dl, Mul1, Mul2, LowMask);
15881   }
15882
15883   // If we have a signed multiply but no PMULDQ fix up the high parts of a
15884   // unsigned multiply.
15885   if (IsSigned && !Subtarget->hasSSE41()) {
15886     SDValue ShAmt =
15887         DAG.getConstant(31, DAG.getTargetLoweringInfo().getShiftAmountTy(VT));
15888     SDValue T1 = DAG.getNode(ISD::AND, dl, VT,
15889                              DAG.getNode(ISD::SRA, dl, VT, Op0, ShAmt), Op1);
15890     SDValue T2 = DAG.getNode(ISD::AND, dl, VT,
15891                              DAG.getNode(ISD::SRA, dl, VT, Op1, ShAmt), Op0);
15892
15893     SDValue Fixup = DAG.getNode(ISD::ADD, dl, VT, T1, T2);
15894     Highs = DAG.getNode(ISD::SUB, dl, VT, Highs, Fixup);
15895   }
15896
15897   // The first result of MUL_LOHI is actually the low value, followed by the
15898   // high value.
15899   SDValue Ops[] = {Lows, Highs};
15900   return DAG.getMergeValues(Ops, dl);
15901 }
15902
15903 static SDValue LowerScalarImmediateShift(SDValue Op, SelectionDAG &DAG,
15904                                          const X86Subtarget *Subtarget) {
15905   MVT VT = Op.getSimpleValueType();
15906   SDLoc dl(Op);
15907   SDValue R = Op.getOperand(0);
15908   SDValue Amt = Op.getOperand(1);
15909
15910   // Optimize shl/srl/sra with constant shift amount.
15911   if (auto *BVAmt = dyn_cast<BuildVectorSDNode>(Amt)) {
15912     if (auto *ShiftConst = BVAmt->getConstantSplatNode()) {
15913       uint64_t ShiftAmt = ShiftConst->getZExtValue();
15914
15915       if (VT == MVT::v2i64 || VT == MVT::v4i32 || VT == MVT::v8i16 ||
15916           (Subtarget->hasInt256() &&
15917            (VT == MVT::v4i64 || VT == MVT::v8i32 || VT == MVT::v16i16)) ||
15918           (Subtarget->hasAVX512() &&
15919            (VT == MVT::v8i64 || VT == MVT::v16i32))) {
15920         if (Op.getOpcode() == ISD::SHL)
15921           return getTargetVShiftByConstNode(X86ISD::VSHLI, dl, VT, R, ShiftAmt,
15922                                             DAG);
15923         if (Op.getOpcode() == ISD::SRL)
15924           return getTargetVShiftByConstNode(X86ISD::VSRLI, dl, VT, R, ShiftAmt,
15925                                             DAG);
15926         if (Op.getOpcode() == ISD::SRA && VT != MVT::v2i64 && VT != MVT::v4i64)
15927           return getTargetVShiftByConstNode(X86ISD::VSRAI, dl, VT, R, ShiftAmt,
15928                                             DAG);
15929       }
15930
15931       if (VT == MVT::v16i8) {
15932         if (Op.getOpcode() == ISD::SHL) {
15933           // Make a large shift.
15934           SDValue SHL = getTargetVShiftByConstNode(X86ISD::VSHLI, dl,
15935                                                    MVT::v8i16, R, ShiftAmt,
15936                                                    DAG);
15937           SHL = DAG.getNode(ISD::BITCAST, dl, VT, SHL);
15938           // Zero out the rightmost bits.
15939           SmallVector<SDValue, 16> V(16,
15940                                      DAG.getConstant(uint8_t(-1U << ShiftAmt),
15941                                                      MVT::i8));
15942           return DAG.getNode(ISD::AND, dl, VT, SHL,
15943                              DAG.getNode(ISD::BUILD_VECTOR, dl, VT, V));
15944         }
15945         if (Op.getOpcode() == ISD::SRL) {
15946           // Make a large shift.
15947           SDValue SRL = getTargetVShiftByConstNode(X86ISD::VSRLI, dl,
15948                                                    MVT::v8i16, R, ShiftAmt,
15949                                                    DAG);
15950           SRL = DAG.getNode(ISD::BITCAST, dl, VT, SRL);
15951           // Zero out the leftmost bits.
15952           SmallVector<SDValue, 16> V(16,
15953                                      DAG.getConstant(uint8_t(-1U) >> ShiftAmt,
15954                                                      MVT::i8));
15955           return DAG.getNode(ISD::AND, dl, VT, SRL,
15956                              DAG.getNode(ISD::BUILD_VECTOR, dl, VT, V));
15957         }
15958         if (Op.getOpcode() == ISD::SRA) {
15959           if (ShiftAmt == 7) {
15960             // R s>> 7  ===  R s< 0
15961             SDValue Zeros = getZeroVector(VT, Subtarget, DAG, dl);
15962             return DAG.getNode(X86ISD::PCMPGT, dl, VT, Zeros, R);
15963           }
15964
15965           // R s>> a === ((R u>> a) ^ m) - m
15966           SDValue Res = DAG.getNode(ISD::SRL, dl, VT, R, Amt);
15967           SmallVector<SDValue, 16> V(16, DAG.getConstant(128 >> ShiftAmt,
15968                                                          MVT::i8));
15969           SDValue Mask = DAG.getNode(ISD::BUILD_VECTOR, dl, VT, V);
15970           Res = DAG.getNode(ISD::XOR, dl, VT, Res, Mask);
15971           Res = DAG.getNode(ISD::SUB, dl, VT, Res, Mask);
15972           return Res;
15973         }
15974         llvm_unreachable("Unknown shift opcode.");
15975       }
15976
15977       if (Subtarget->hasInt256() && VT == MVT::v32i8) {
15978         if (Op.getOpcode() == ISD::SHL) {
15979           // Make a large shift.
15980           SDValue SHL = getTargetVShiftByConstNode(X86ISD::VSHLI, dl,
15981                                                    MVT::v16i16, R, ShiftAmt,
15982                                                    DAG);
15983           SHL = DAG.getNode(ISD::BITCAST, dl, VT, SHL);
15984           // Zero out the rightmost bits.
15985           SmallVector<SDValue, 32> V(32,
15986                                      DAG.getConstant(uint8_t(-1U << ShiftAmt),
15987                                                      MVT::i8));
15988           return DAG.getNode(ISD::AND, dl, VT, SHL,
15989                              DAG.getNode(ISD::BUILD_VECTOR, dl, VT, V));
15990         }
15991         if (Op.getOpcode() == ISD::SRL) {
15992           // Make a large shift.
15993           SDValue SRL = getTargetVShiftByConstNode(X86ISD::VSRLI, dl,
15994                                                    MVT::v16i16, R, ShiftAmt,
15995                                                    DAG);
15996           SRL = DAG.getNode(ISD::BITCAST, dl, VT, SRL);
15997           // Zero out the leftmost bits.
15998           SmallVector<SDValue, 32> V(32,
15999                                      DAG.getConstant(uint8_t(-1U) >> ShiftAmt,
16000                                                      MVT::i8));
16001           return DAG.getNode(ISD::AND, dl, VT, SRL,
16002                              DAG.getNode(ISD::BUILD_VECTOR, dl, VT, V));
16003         }
16004         if (Op.getOpcode() == ISD::SRA) {
16005           if (ShiftAmt == 7) {
16006             // R s>> 7  ===  R s< 0
16007             SDValue Zeros = getZeroVector(VT, Subtarget, DAG, dl);
16008             return DAG.getNode(X86ISD::PCMPGT, dl, VT, Zeros, R);
16009           }
16010
16011           // R s>> a === ((R u>> a) ^ m) - m
16012           SDValue Res = DAG.getNode(ISD::SRL, dl, VT, R, Amt);
16013           SmallVector<SDValue, 32> V(32, DAG.getConstant(128 >> ShiftAmt,
16014                                                          MVT::i8));
16015           SDValue Mask = DAG.getNode(ISD::BUILD_VECTOR, dl, VT, V);
16016           Res = DAG.getNode(ISD::XOR, dl, VT, Res, Mask);
16017           Res = DAG.getNode(ISD::SUB, dl, VT, Res, Mask);
16018           return Res;
16019         }
16020         llvm_unreachable("Unknown shift opcode.");
16021       }
16022     }
16023   }
16024
16025   // Special case in 32-bit mode, where i64 is expanded into high and low parts.
16026   if (!Subtarget->is64Bit() &&
16027       (VT == MVT::v2i64 || (Subtarget->hasInt256() && VT == MVT::v4i64)) &&
16028       Amt.getOpcode() == ISD::BITCAST &&
16029       Amt.getOperand(0).getOpcode() == ISD::BUILD_VECTOR) {
16030     Amt = Amt.getOperand(0);
16031     unsigned Ratio = Amt.getSimpleValueType().getVectorNumElements() /
16032                      VT.getVectorNumElements();
16033     unsigned RatioInLog2 = Log2_32_Ceil(Ratio);
16034     uint64_t ShiftAmt = 0;
16035     for (unsigned i = 0; i != Ratio; ++i) {
16036       ConstantSDNode *C = dyn_cast<ConstantSDNode>(Amt.getOperand(i));
16037       if (!C)
16038         return SDValue();
16039       // 6 == Log2(64)
16040       ShiftAmt |= C->getZExtValue() << (i * (1 << (6 - RatioInLog2)));
16041     }
16042     // Check remaining shift amounts.
16043     for (unsigned i = Ratio; i != Amt.getNumOperands(); i += Ratio) {
16044       uint64_t ShAmt = 0;
16045       for (unsigned j = 0; j != Ratio; ++j) {
16046         ConstantSDNode *C =
16047           dyn_cast<ConstantSDNode>(Amt.getOperand(i + j));
16048         if (!C)
16049           return SDValue();
16050         // 6 == Log2(64)
16051         ShAmt |= C->getZExtValue() << (j * (1 << (6 - RatioInLog2)));
16052       }
16053       if (ShAmt != ShiftAmt)
16054         return SDValue();
16055     }
16056     switch (Op.getOpcode()) {
16057     default:
16058       llvm_unreachable("Unknown shift opcode!");
16059     case ISD::SHL:
16060       return getTargetVShiftByConstNode(X86ISD::VSHLI, dl, VT, R, ShiftAmt,
16061                                         DAG);
16062     case ISD::SRL:
16063       return getTargetVShiftByConstNode(X86ISD::VSRLI, dl, VT, R, ShiftAmt,
16064                                         DAG);
16065     case ISD::SRA:
16066       return getTargetVShiftByConstNode(X86ISD::VSRAI, dl, VT, R, ShiftAmt,
16067                                         DAG);
16068     }
16069   }
16070
16071   return SDValue();
16072 }
16073
16074 static SDValue LowerScalarVariableShift(SDValue Op, SelectionDAG &DAG,
16075                                         const X86Subtarget* Subtarget) {
16076   MVT VT = Op.getSimpleValueType();
16077   SDLoc dl(Op);
16078   SDValue R = Op.getOperand(0);
16079   SDValue Amt = Op.getOperand(1);
16080
16081   if ((VT == MVT::v2i64 && Op.getOpcode() != ISD::SRA) ||
16082       VT == MVT::v4i32 || VT == MVT::v8i16 ||
16083       (Subtarget->hasInt256() &&
16084        ((VT == MVT::v4i64 && Op.getOpcode() != ISD::SRA) ||
16085         VT == MVT::v8i32 || VT == MVT::v16i16)) ||
16086        (Subtarget->hasAVX512() && (VT == MVT::v8i64 || VT == MVT::v16i32))) {
16087     SDValue BaseShAmt;
16088     EVT EltVT = VT.getVectorElementType();
16089
16090     if (Amt.getOpcode() == ISD::BUILD_VECTOR) {
16091       unsigned NumElts = VT.getVectorNumElements();
16092       unsigned i, j;
16093       for (i = 0; i != NumElts; ++i) {
16094         if (Amt.getOperand(i).getOpcode() == ISD::UNDEF)
16095           continue;
16096         break;
16097       }
16098       for (j = i; j != NumElts; ++j) {
16099         SDValue Arg = Amt.getOperand(j);
16100         if (Arg.getOpcode() == ISD::UNDEF) continue;
16101         if (Arg != Amt.getOperand(i))
16102           break;
16103       }
16104       if (i != NumElts && j == NumElts)
16105         BaseShAmt = Amt.getOperand(i);
16106     } else {
16107       if (Amt.getOpcode() == ISD::EXTRACT_SUBVECTOR)
16108         Amt = Amt.getOperand(0);
16109       if (Amt.getOpcode() == ISD::VECTOR_SHUFFLE &&
16110                cast<ShuffleVectorSDNode>(Amt)->isSplat()) {
16111         SDValue InVec = Amt.getOperand(0);
16112         if (InVec.getOpcode() == ISD::BUILD_VECTOR) {
16113           unsigned NumElts = InVec.getValueType().getVectorNumElements();
16114           unsigned i = 0;
16115           for (; i != NumElts; ++i) {
16116             SDValue Arg = InVec.getOperand(i);
16117             if (Arg.getOpcode() == ISD::UNDEF) continue;
16118             BaseShAmt = Arg;
16119             break;
16120           }
16121         } else if (InVec.getOpcode() == ISD::INSERT_VECTOR_ELT) {
16122            if (ConstantSDNode *C =
16123                dyn_cast<ConstantSDNode>(InVec.getOperand(2))) {
16124              unsigned SplatIdx =
16125                cast<ShuffleVectorSDNode>(Amt)->getSplatIndex();
16126              if (C->getZExtValue() == SplatIdx)
16127                BaseShAmt = InVec.getOperand(1);
16128            }
16129         }
16130         if (!BaseShAmt.getNode())
16131           BaseShAmt = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, EltVT, Amt,
16132                                   DAG.getIntPtrConstant(0));
16133       }
16134     }
16135
16136     if (BaseShAmt.getNode()) {
16137       if (EltVT.bitsGT(MVT::i32))
16138         BaseShAmt = DAG.getNode(ISD::TRUNCATE, dl, MVT::i32, BaseShAmt);
16139       else if (EltVT.bitsLT(MVT::i32))
16140         BaseShAmt = DAG.getNode(ISD::ZERO_EXTEND, dl, MVT::i32, BaseShAmt);
16141
16142       switch (Op.getOpcode()) {
16143       default:
16144         llvm_unreachable("Unknown shift opcode!");
16145       case ISD::SHL:
16146         switch (VT.SimpleTy) {
16147         default: return SDValue();
16148         case MVT::v2i64:
16149         case MVT::v4i32:
16150         case MVT::v8i16:
16151         case MVT::v4i64:
16152         case MVT::v8i32:
16153         case MVT::v16i16:
16154         case MVT::v16i32:
16155         case MVT::v8i64:
16156           return getTargetVShiftNode(X86ISD::VSHLI, dl, VT, R, BaseShAmt, DAG);
16157         }
16158       case ISD::SRA:
16159         switch (VT.SimpleTy) {
16160         default: return SDValue();
16161         case MVT::v4i32:
16162         case MVT::v8i16:
16163         case MVT::v8i32:
16164         case MVT::v16i16:
16165         case MVT::v16i32:
16166         case MVT::v8i64:
16167           return getTargetVShiftNode(X86ISD::VSRAI, dl, VT, R, BaseShAmt, DAG);
16168         }
16169       case ISD::SRL:
16170         switch (VT.SimpleTy) {
16171         default: return SDValue();
16172         case MVT::v2i64:
16173         case MVT::v4i32:
16174         case MVT::v8i16:
16175         case MVT::v4i64:
16176         case MVT::v8i32:
16177         case MVT::v16i16:
16178         case MVT::v16i32:
16179         case MVT::v8i64:
16180           return getTargetVShiftNode(X86ISD::VSRLI, dl, VT, R, BaseShAmt, DAG);
16181         }
16182       }
16183     }
16184   }
16185
16186   // Special case in 32-bit mode, where i64 is expanded into high and low parts.
16187   if (!Subtarget->is64Bit() &&
16188       (VT == MVT::v2i64 || (Subtarget->hasInt256() && VT == MVT::v4i64) ||
16189       (Subtarget->hasAVX512() && VT == MVT::v8i64)) &&
16190       Amt.getOpcode() == ISD::BITCAST &&
16191       Amt.getOperand(0).getOpcode() == ISD::BUILD_VECTOR) {
16192     Amt = Amt.getOperand(0);
16193     unsigned Ratio = Amt.getSimpleValueType().getVectorNumElements() /
16194                      VT.getVectorNumElements();
16195     std::vector<SDValue> Vals(Ratio);
16196     for (unsigned i = 0; i != Ratio; ++i)
16197       Vals[i] = Amt.getOperand(i);
16198     for (unsigned i = Ratio; i != Amt.getNumOperands(); i += Ratio) {
16199       for (unsigned j = 0; j != Ratio; ++j)
16200         if (Vals[j] != Amt.getOperand(i + j))
16201           return SDValue();
16202     }
16203     switch (Op.getOpcode()) {
16204     default:
16205       llvm_unreachable("Unknown shift opcode!");
16206     case ISD::SHL:
16207       return DAG.getNode(X86ISD::VSHL, dl, VT, R, Op.getOperand(1));
16208     case ISD::SRL:
16209       return DAG.getNode(X86ISD::VSRL, dl, VT, R, Op.getOperand(1));
16210     case ISD::SRA:
16211       return DAG.getNode(X86ISD::VSRA, dl, VT, R, Op.getOperand(1));
16212     }
16213   }
16214
16215   return SDValue();
16216 }
16217
16218 static SDValue LowerShift(SDValue Op, const X86Subtarget* Subtarget,
16219                           SelectionDAG &DAG) {
16220   MVT VT = Op.getSimpleValueType();
16221   SDLoc dl(Op);
16222   SDValue R = Op.getOperand(0);
16223   SDValue Amt = Op.getOperand(1);
16224   SDValue V;
16225
16226   assert(VT.isVector() && "Custom lowering only for vector shifts!");
16227   assert(Subtarget->hasSSE2() && "Only custom lower when we have SSE2!");
16228
16229   V = LowerScalarImmediateShift(Op, DAG, Subtarget);
16230   if (V.getNode())
16231     return V;
16232
16233   V = LowerScalarVariableShift(Op, DAG, Subtarget);
16234   if (V.getNode())
16235       return V;
16236
16237   if (Subtarget->hasAVX512() && (VT == MVT::v16i32 || VT == MVT::v8i64))
16238     return Op;
16239   // AVX2 has VPSLLV/VPSRAV/VPSRLV.
16240   if (Subtarget->hasInt256()) {
16241     if (Op.getOpcode() == ISD::SRL &&
16242         (VT == MVT::v2i64 || VT == MVT::v4i32 ||
16243          VT == MVT::v4i64 || VT == MVT::v8i32))
16244       return Op;
16245     if (Op.getOpcode() == ISD::SHL &&
16246         (VT == MVT::v2i64 || VT == MVT::v4i32 ||
16247          VT == MVT::v4i64 || VT == MVT::v8i32))
16248       return Op;
16249     if (Op.getOpcode() == ISD::SRA && (VT == MVT::v4i32 || VT == MVT::v8i32))
16250       return Op;
16251   }
16252
16253   // If possible, lower this packed shift into a vector multiply instead of
16254   // expanding it into a sequence of scalar shifts.
16255   // Do this only if the vector shift count is a constant build_vector.
16256   if (Op.getOpcode() == ISD::SHL && 
16257       (VT == MVT::v8i16 || VT == MVT::v4i32 ||
16258        (Subtarget->hasInt256() && VT == MVT::v16i16)) &&
16259       ISD::isBuildVectorOfConstantSDNodes(Amt.getNode())) {
16260     SmallVector<SDValue, 8> Elts;
16261     EVT SVT = VT.getScalarType();
16262     unsigned SVTBits = SVT.getSizeInBits();
16263     const APInt &One = APInt(SVTBits, 1);
16264     unsigned NumElems = VT.getVectorNumElements();
16265
16266     for (unsigned i=0; i !=NumElems; ++i) {
16267       SDValue Op = Amt->getOperand(i);
16268       if (Op->getOpcode() == ISD::UNDEF) {
16269         Elts.push_back(Op);
16270         continue;
16271       }
16272
16273       ConstantSDNode *ND = cast<ConstantSDNode>(Op);
16274       const APInt &C = APInt(SVTBits, ND->getAPIntValue().getZExtValue());
16275       uint64_t ShAmt = C.getZExtValue();
16276       if (ShAmt >= SVTBits) {
16277         Elts.push_back(DAG.getUNDEF(SVT));
16278         continue;
16279       }
16280       Elts.push_back(DAG.getConstant(One.shl(ShAmt), SVT));
16281     }
16282     SDValue BV = DAG.getNode(ISD::BUILD_VECTOR, dl, VT, Elts);
16283     return DAG.getNode(ISD::MUL, dl, VT, R, BV);
16284   }
16285
16286   // Lower SHL with variable shift amount.
16287   if (VT == MVT::v4i32 && Op->getOpcode() == ISD::SHL) {
16288     Op = DAG.getNode(ISD::SHL, dl, VT, Amt, DAG.getConstant(23, VT));
16289
16290     Op = DAG.getNode(ISD::ADD, dl, VT, Op, DAG.getConstant(0x3f800000U, VT));
16291     Op = DAG.getNode(ISD::BITCAST, dl, MVT::v4f32, Op);
16292     Op = DAG.getNode(ISD::FP_TO_SINT, dl, VT, Op);
16293     return DAG.getNode(ISD::MUL, dl, VT, Op, R);
16294   }
16295
16296   // If possible, lower this shift as a sequence of two shifts by
16297   // constant plus a MOVSS/MOVSD instead of scalarizing it.
16298   // Example:
16299   //   (v4i32 (srl A, (build_vector < X, Y, Y, Y>)))
16300   //
16301   // Could be rewritten as:
16302   //   (v4i32 (MOVSS (srl A, <Y,Y,Y,Y>), (srl A, <X,X,X,X>)))
16303   //
16304   // The advantage is that the two shifts from the example would be
16305   // lowered as X86ISD::VSRLI nodes. This would be cheaper than scalarizing
16306   // the vector shift into four scalar shifts plus four pairs of vector
16307   // insert/extract.
16308   if ((VT == MVT::v8i16 || VT == MVT::v4i32) &&
16309       ISD::isBuildVectorOfConstantSDNodes(Amt.getNode())) {
16310     unsigned TargetOpcode = X86ISD::MOVSS;
16311     bool CanBeSimplified;
16312     // The splat value for the first packed shift (the 'X' from the example).
16313     SDValue Amt1 = Amt->getOperand(0);
16314     // The splat value for the second packed shift (the 'Y' from the example).
16315     SDValue Amt2 = (VT == MVT::v4i32) ? Amt->getOperand(1) :
16316                                         Amt->getOperand(2);
16317
16318     // See if it is possible to replace this node with a sequence of
16319     // two shifts followed by a MOVSS/MOVSD
16320     if (VT == MVT::v4i32) {
16321       // Check if it is legal to use a MOVSS.
16322       CanBeSimplified = Amt2 == Amt->getOperand(2) &&
16323                         Amt2 == Amt->getOperand(3);
16324       if (!CanBeSimplified) {
16325         // Otherwise, check if we can still simplify this node using a MOVSD.
16326         CanBeSimplified = Amt1 == Amt->getOperand(1) &&
16327                           Amt->getOperand(2) == Amt->getOperand(3);
16328         TargetOpcode = X86ISD::MOVSD;
16329         Amt2 = Amt->getOperand(2);
16330       }
16331     } else {
16332       // Do similar checks for the case where the machine value type
16333       // is MVT::v8i16.
16334       CanBeSimplified = Amt1 == Amt->getOperand(1);
16335       for (unsigned i=3; i != 8 && CanBeSimplified; ++i)
16336         CanBeSimplified = Amt2 == Amt->getOperand(i);
16337
16338       if (!CanBeSimplified) {
16339         TargetOpcode = X86ISD::MOVSD;
16340         CanBeSimplified = true;
16341         Amt2 = Amt->getOperand(4);
16342         for (unsigned i=0; i != 4 && CanBeSimplified; ++i)
16343           CanBeSimplified = Amt1 == Amt->getOperand(i);
16344         for (unsigned j=4; j != 8 && CanBeSimplified; ++j)
16345           CanBeSimplified = Amt2 == Amt->getOperand(j);
16346       }
16347     }
16348     
16349     if (CanBeSimplified && isa<ConstantSDNode>(Amt1) &&
16350         isa<ConstantSDNode>(Amt2)) {
16351       // Replace this node with two shifts followed by a MOVSS/MOVSD.
16352       EVT CastVT = MVT::v4i32;
16353       SDValue Splat1 = 
16354         DAG.getConstant(cast<ConstantSDNode>(Amt1)->getAPIntValue(), VT);
16355       SDValue Shift1 = DAG.getNode(Op->getOpcode(), dl, VT, R, Splat1);
16356       SDValue Splat2 = 
16357         DAG.getConstant(cast<ConstantSDNode>(Amt2)->getAPIntValue(), VT);
16358       SDValue Shift2 = DAG.getNode(Op->getOpcode(), dl, VT, R, Splat2);
16359       if (TargetOpcode == X86ISD::MOVSD)
16360         CastVT = MVT::v2i64;
16361       SDValue BitCast1 = DAG.getNode(ISD::BITCAST, dl, CastVT, Shift1);
16362       SDValue BitCast2 = DAG.getNode(ISD::BITCAST, dl, CastVT, Shift2);
16363       SDValue Result = getTargetShuffleNode(TargetOpcode, dl, CastVT, BitCast2,
16364                                             BitCast1, DAG);
16365       return DAG.getNode(ISD::BITCAST, dl, VT, Result);
16366     }
16367   }
16368
16369   if (VT == MVT::v16i8 && Op->getOpcode() == ISD::SHL) {
16370     assert(Subtarget->hasSSE2() && "Need SSE2 for pslli/pcmpeq.");
16371
16372     // a = a << 5;
16373     Op = DAG.getNode(ISD::SHL, dl, VT, Amt, DAG.getConstant(5, VT));
16374     Op = DAG.getNode(ISD::BITCAST, dl, VT, Op);
16375
16376     // Turn 'a' into a mask suitable for VSELECT
16377     SDValue VSelM = DAG.getConstant(0x80, VT);
16378     SDValue OpVSel = DAG.getNode(ISD::AND, dl, VT, VSelM, Op);
16379     OpVSel = DAG.getNode(X86ISD::PCMPEQ, dl, VT, OpVSel, VSelM);
16380
16381     SDValue CM1 = DAG.getConstant(0x0f, VT);
16382     SDValue CM2 = DAG.getConstant(0x3f, VT);
16383
16384     // r = VSELECT(r, psllw(r & (char16)15, 4), a);
16385     SDValue M = DAG.getNode(ISD::AND, dl, VT, R, CM1);
16386     M = getTargetVShiftByConstNode(X86ISD::VSHLI, dl, MVT::v8i16, M, 4, DAG);
16387     M = DAG.getNode(ISD::BITCAST, dl, VT, M);
16388     R = DAG.getNode(ISD::VSELECT, dl, VT, OpVSel, M, R);
16389
16390     // a += a
16391     Op = DAG.getNode(ISD::ADD, dl, VT, Op, Op);
16392     OpVSel = DAG.getNode(ISD::AND, dl, VT, VSelM, Op);
16393     OpVSel = DAG.getNode(X86ISD::PCMPEQ, dl, VT, OpVSel, VSelM);
16394
16395     // r = VSELECT(r, psllw(r & (char16)63, 2), a);
16396     M = DAG.getNode(ISD::AND, dl, VT, R, CM2);
16397     M = getTargetVShiftByConstNode(X86ISD::VSHLI, dl, MVT::v8i16, M, 2, DAG);
16398     M = DAG.getNode(ISD::BITCAST, dl, VT, M);
16399     R = DAG.getNode(ISD::VSELECT, dl, VT, OpVSel, M, R);
16400
16401     // a += a
16402     Op = DAG.getNode(ISD::ADD, dl, VT, Op, Op);
16403     OpVSel = DAG.getNode(ISD::AND, dl, VT, VSelM, Op);
16404     OpVSel = DAG.getNode(X86ISD::PCMPEQ, dl, VT, OpVSel, VSelM);
16405
16406     // return VSELECT(r, r+r, a);
16407     R = DAG.getNode(ISD::VSELECT, dl, VT, OpVSel,
16408                     DAG.getNode(ISD::ADD, dl, VT, R, R), R);
16409     return R;
16410   }
16411
16412   // It's worth extending once and using the v8i32 shifts for 16-bit types, but
16413   // the extra overheads to get from v16i8 to v8i32 make the existing SSE
16414   // solution better.
16415   if (Subtarget->hasInt256() && VT == MVT::v8i16) {
16416     MVT NewVT = VT == MVT::v8i16 ? MVT::v8i32 : MVT::v16i16;
16417     unsigned ExtOpc =
16418         Op.getOpcode() == ISD::SRA ? ISD::SIGN_EXTEND : ISD::ZERO_EXTEND;
16419     R = DAG.getNode(ExtOpc, dl, NewVT, R);
16420     Amt = DAG.getNode(ISD::ANY_EXTEND, dl, NewVT, Amt);
16421     return DAG.getNode(ISD::TRUNCATE, dl, VT,
16422                        DAG.getNode(Op.getOpcode(), dl, NewVT, R, Amt));
16423     }
16424
16425   // Decompose 256-bit shifts into smaller 128-bit shifts.
16426   if (VT.is256BitVector()) {
16427     unsigned NumElems = VT.getVectorNumElements();
16428     MVT EltVT = VT.getVectorElementType();
16429     EVT NewVT = MVT::getVectorVT(EltVT, NumElems/2);
16430
16431     // Extract the two vectors
16432     SDValue V1 = Extract128BitVector(R, 0, DAG, dl);
16433     SDValue V2 = Extract128BitVector(R, NumElems/2, DAG, dl);
16434
16435     // Recreate the shift amount vectors
16436     SDValue Amt1, Amt2;
16437     if (Amt.getOpcode() == ISD::BUILD_VECTOR) {
16438       // Constant shift amount
16439       SmallVector<SDValue, 4> Amt1Csts;
16440       SmallVector<SDValue, 4> Amt2Csts;
16441       for (unsigned i = 0; i != NumElems/2; ++i)
16442         Amt1Csts.push_back(Amt->getOperand(i));
16443       for (unsigned i = NumElems/2; i != NumElems; ++i)
16444         Amt2Csts.push_back(Amt->getOperand(i));
16445
16446       Amt1 = DAG.getNode(ISD::BUILD_VECTOR, dl, NewVT, Amt1Csts);
16447       Amt2 = DAG.getNode(ISD::BUILD_VECTOR, dl, NewVT, Amt2Csts);
16448     } else {
16449       // Variable shift amount
16450       Amt1 = Extract128BitVector(Amt, 0, DAG, dl);
16451       Amt2 = Extract128BitVector(Amt, NumElems/2, DAG, dl);
16452     }
16453
16454     // Issue new vector shifts for the smaller types
16455     V1 = DAG.getNode(Op.getOpcode(), dl, NewVT, V1, Amt1);
16456     V2 = DAG.getNode(Op.getOpcode(), dl, NewVT, V2, Amt2);
16457
16458     // Concatenate the result back
16459     return DAG.getNode(ISD::CONCAT_VECTORS, dl, VT, V1, V2);
16460   }
16461
16462   return SDValue();
16463 }
16464
16465 static SDValue LowerXALUO(SDValue Op, SelectionDAG &DAG) {
16466   // Lower the "add/sub/mul with overflow" instruction into a regular ins plus
16467   // a "setcc" instruction that checks the overflow flag. The "brcond" lowering
16468   // looks for this combo and may remove the "setcc" instruction if the "setcc"
16469   // has only one use.
16470   SDNode *N = Op.getNode();
16471   SDValue LHS = N->getOperand(0);
16472   SDValue RHS = N->getOperand(1);
16473   unsigned BaseOp = 0;
16474   unsigned Cond = 0;
16475   SDLoc DL(Op);
16476   switch (Op.getOpcode()) {
16477   default: llvm_unreachable("Unknown ovf instruction!");
16478   case ISD::SADDO:
16479     // A subtract of one will be selected as a INC. Note that INC doesn't
16480     // set CF, so we can't do this for UADDO.
16481     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(RHS))
16482       if (C->isOne()) {
16483         BaseOp = X86ISD::INC;
16484         Cond = X86::COND_O;
16485         break;
16486       }
16487     BaseOp = X86ISD::ADD;
16488     Cond = X86::COND_O;
16489     break;
16490   case ISD::UADDO:
16491     BaseOp = X86ISD::ADD;
16492     Cond = X86::COND_B;
16493     break;
16494   case ISD::SSUBO:
16495     // A subtract of one will be selected as a DEC. Note that DEC doesn't
16496     // set CF, so we can't do this for USUBO.
16497     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(RHS))
16498       if (C->isOne()) {
16499         BaseOp = X86ISD::DEC;
16500         Cond = X86::COND_O;
16501         break;
16502       }
16503     BaseOp = X86ISD::SUB;
16504     Cond = X86::COND_O;
16505     break;
16506   case ISD::USUBO:
16507     BaseOp = X86ISD::SUB;
16508     Cond = X86::COND_B;
16509     break;
16510   case ISD::SMULO:
16511     BaseOp = X86ISD::SMUL;
16512     Cond = X86::COND_O;
16513     break;
16514   case ISD::UMULO: { // i64, i8 = umulo lhs, rhs --> i64, i64, i32 umul lhs,rhs
16515     SDVTList VTs = DAG.getVTList(N->getValueType(0), N->getValueType(0),
16516                                  MVT::i32);
16517     SDValue Sum = DAG.getNode(X86ISD::UMUL, DL, VTs, LHS, RHS);
16518
16519     SDValue SetCC =
16520       DAG.getNode(X86ISD::SETCC, DL, MVT::i8,
16521                   DAG.getConstant(X86::COND_O, MVT::i32),
16522                   SDValue(Sum.getNode(), 2));
16523
16524     return DAG.getNode(ISD::MERGE_VALUES, DL, N->getVTList(), Sum, SetCC);
16525   }
16526   }
16527
16528   // Also sets EFLAGS.
16529   SDVTList VTs = DAG.getVTList(N->getValueType(0), MVT::i32);
16530   SDValue Sum = DAG.getNode(BaseOp, DL, VTs, LHS, RHS);
16531
16532   SDValue SetCC =
16533     DAG.getNode(X86ISD::SETCC, DL, N->getValueType(1),
16534                 DAG.getConstant(Cond, MVT::i32),
16535                 SDValue(Sum.getNode(), 1));
16536
16537   return DAG.getNode(ISD::MERGE_VALUES, DL, N->getVTList(), Sum, SetCC);
16538 }
16539
16540 SDValue X86TargetLowering::LowerSIGN_EXTEND_INREG(SDValue Op,
16541                                                   SelectionDAG &DAG) const {
16542   SDLoc dl(Op);
16543   EVT ExtraVT = cast<VTSDNode>(Op.getOperand(1))->getVT();
16544   MVT VT = Op.getSimpleValueType();
16545
16546   if (!Subtarget->hasSSE2() || !VT.isVector())
16547     return SDValue();
16548
16549   unsigned BitsDiff = VT.getScalarType().getSizeInBits() -
16550                       ExtraVT.getScalarType().getSizeInBits();
16551
16552   switch (VT.SimpleTy) {
16553     default: return SDValue();
16554     case MVT::v8i32:
16555     case MVT::v16i16:
16556       if (!Subtarget->hasFp256())
16557         return SDValue();
16558       if (!Subtarget->hasInt256()) {
16559         // needs to be split
16560         unsigned NumElems = VT.getVectorNumElements();
16561
16562         // Extract the LHS vectors
16563         SDValue LHS = Op.getOperand(0);
16564         SDValue LHS1 = Extract128BitVector(LHS, 0, DAG, dl);
16565         SDValue LHS2 = Extract128BitVector(LHS, NumElems/2, DAG, dl);
16566
16567         MVT EltVT = VT.getVectorElementType();
16568         EVT NewVT = MVT::getVectorVT(EltVT, NumElems/2);
16569
16570         EVT ExtraEltVT = ExtraVT.getVectorElementType();
16571         unsigned ExtraNumElems = ExtraVT.getVectorNumElements();
16572         ExtraVT = EVT::getVectorVT(*DAG.getContext(), ExtraEltVT,
16573                                    ExtraNumElems/2);
16574         SDValue Extra = DAG.getValueType(ExtraVT);
16575
16576         LHS1 = DAG.getNode(Op.getOpcode(), dl, NewVT, LHS1, Extra);
16577         LHS2 = DAG.getNode(Op.getOpcode(), dl, NewVT, LHS2, Extra);
16578
16579         return DAG.getNode(ISD::CONCAT_VECTORS, dl, VT, LHS1, LHS2);
16580       }
16581       // fall through
16582     case MVT::v4i32:
16583     case MVT::v8i16: {
16584       SDValue Op0 = Op.getOperand(0);
16585       SDValue Op00 = Op0.getOperand(0);
16586       SDValue Tmp1;
16587       // Hopefully, this VECTOR_SHUFFLE is just a VZEXT.
16588       if (Op0.getOpcode() == ISD::BITCAST &&
16589           Op00.getOpcode() == ISD::VECTOR_SHUFFLE) {
16590         // (sext (vzext x)) -> (vsext x)
16591         Tmp1 = LowerVectorIntExtend(Op00, Subtarget, DAG);
16592         if (Tmp1.getNode()) {
16593           EVT ExtraEltVT = ExtraVT.getVectorElementType();
16594           // This folding is only valid when the in-reg type is a vector of i8,
16595           // i16, or i32.
16596           if (ExtraEltVT == MVT::i8 || ExtraEltVT == MVT::i16 ||
16597               ExtraEltVT == MVT::i32) {
16598             SDValue Tmp1Op0 = Tmp1.getOperand(0);
16599             assert(Tmp1Op0.getOpcode() == X86ISD::VZEXT &&
16600                    "This optimization is invalid without a VZEXT.");
16601             return DAG.getNode(X86ISD::VSEXT, dl, VT, Tmp1Op0.getOperand(0));
16602           }
16603           Op0 = Tmp1;
16604         }
16605       }
16606
16607       // If the above didn't work, then just use Shift-Left + Shift-Right.
16608       Tmp1 = getTargetVShiftByConstNode(X86ISD::VSHLI, dl, VT, Op0, BitsDiff,
16609                                         DAG);
16610       return getTargetVShiftByConstNode(X86ISD::VSRAI, dl, VT, Tmp1, BitsDiff,
16611                                         DAG);
16612     }
16613   }
16614 }
16615
16616 static SDValue LowerATOMIC_FENCE(SDValue Op, const X86Subtarget *Subtarget,
16617                                  SelectionDAG &DAG) {
16618   SDLoc dl(Op);
16619   AtomicOrdering FenceOrdering = static_cast<AtomicOrdering>(
16620     cast<ConstantSDNode>(Op.getOperand(1))->getZExtValue());
16621   SynchronizationScope FenceScope = static_cast<SynchronizationScope>(
16622     cast<ConstantSDNode>(Op.getOperand(2))->getZExtValue());
16623
16624   // The only fence that needs an instruction is a sequentially-consistent
16625   // cross-thread fence.
16626   if (FenceOrdering == SequentiallyConsistent && FenceScope == CrossThread) {
16627     // Use mfence if we have SSE2 or we're on x86-64 (even if we asked for
16628     // no-sse2). There isn't any reason to disable it if the target processor
16629     // supports it.
16630     if (Subtarget->hasSSE2() || Subtarget->is64Bit())
16631       return DAG.getNode(X86ISD::MFENCE, dl, MVT::Other, Op.getOperand(0));
16632
16633     SDValue Chain = Op.getOperand(0);
16634     SDValue Zero = DAG.getConstant(0, MVT::i32);
16635     SDValue Ops[] = {
16636       DAG.getRegister(X86::ESP, MVT::i32), // Base
16637       DAG.getTargetConstant(1, MVT::i8),   // Scale
16638       DAG.getRegister(0, MVT::i32),        // Index
16639       DAG.getTargetConstant(0, MVT::i32),  // Disp
16640       DAG.getRegister(0, MVT::i32),        // Segment.
16641       Zero,
16642       Chain
16643     };
16644     SDNode *Res = DAG.getMachineNode(X86::OR32mrLocked, dl, MVT::Other, Ops);
16645     return SDValue(Res, 0);
16646   }
16647
16648   // MEMBARRIER is a compiler barrier; it codegens to a no-op.
16649   return DAG.getNode(X86ISD::MEMBARRIER, dl, MVT::Other, Op.getOperand(0));
16650 }
16651
16652 static SDValue LowerCMP_SWAP(SDValue Op, const X86Subtarget *Subtarget,
16653                              SelectionDAG &DAG) {
16654   MVT T = Op.getSimpleValueType();
16655   SDLoc DL(Op);
16656   unsigned Reg = 0;
16657   unsigned size = 0;
16658   switch(T.SimpleTy) {
16659   default: llvm_unreachable("Invalid value type!");
16660   case MVT::i8:  Reg = X86::AL;  size = 1; break;
16661   case MVT::i16: Reg = X86::AX;  size = 2; break;
16662   case MVT::i32: Reg = X86::EAX; size = 4; break;
16663   case MVT::i64:
16664     assert(Subtarget->is64Bit() && "Node not type legal!");
16665     Reg = X86::RAX; size = 8;
16666     break;
16667   }
16668   SDValue cpIn = DAG.getCopyToReg(Op.getOperand(0), DL, Reg,
16669                                   Op.getOperand(2), SDValue());
16670   SDValue Ops[] = { cpIn.getValue(0),
16671                     Op.getOperand(1),
16672                     Op.getOperand(3),
16673                     DAG.getTargetConstant(size, MVT::i8),
16674                     cpIn.getValue(1) };
16675   SDVTList Tys = DAG.getVTList(MVT::Other, MVT::Glue);
16676   MachineMemOperand *MMO = cast<AtomicSDNode>(Op)->getMemOperand();
16677   SDValue Result = DAG.getMemIntrinsicNode(X86ISD::LCMPXCHG_DAG, DL, Tys,
16678                                            Ops, T, MMO);
16679
16680   SDValue cpOut =
16681     DAG.getCopyFromReg(Result.getValue(0), DL, Reg, T, Result.getValue(1));
16682   SDValue EFLAGS = DAG.getCopyFromReg(cpOut.getValue(1), DL, X86::EFLAGS,
16683                                       MVT::i32, cpOut.getValue(2));
16684   SDValue Success = DAG.getNode(X86ISD::SETCC, DL, Op->getValueType(1),
16685                                 DAG.getConstant(X86::COND_E, MVT::i8), EFLAGS);
16686
16687   DAG.ReplaceAllUsesOfValueWith(Op.getValue(0), cpOut);
16688   DAG.ReplaceAllUsesOfValueWith(Op.getValue(1), Success);
16689   DAG.ReplaceAllUsesOfValueWith(Op.getValue(2), EFLAGS.getValue(1));
16690   return SDValue();
16691 }
16692
16693 static SDValue LowerBITCAST(SDValue Op, const X86Subtarget *Subtarget,
16694                             SelectionDAG &DAG) {
16695   MVT SrcVT = Op.getOperand(0).getSimpleValueType();
16696   MVT DstVT = Op.getSimpleValueType();
16697
16698   if (SrcVT == MVT::v2i32 || SrcVT == MVT::v4i16 || SrcVT == MVT::v8i8) {
16699     assert(Subtarget->hasSSE2() && "Requires at least SSE2!");
16700     if (DstVT != MVT::f64)
16701       // This conversion needs to be expanded.
16702       return SDValue();
16703
16704     SDValue InVec = Op->getOperand(0);
16705     SDLoc dl(Op);
16706     unsigned NumElts = SrcVT.getVectorNumElements();
16707     EVT SVT = SrcVT.getVectorElementType();
16708
16709     // Widen the vector in input in the case of MVT::v2i32.
16710     // Example: from MVT::v2i32 to MVT::v4i32.
16711     SmallVector<SDValue, 16> Elts;
16712     for (unsigned i = 0, e = NumElts; i != e; ++i)
16713       Elts.push_back(DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, SVT, InVec,
16714                                  DAG.getIntPtrConstant(i)));
16715
16716     // Explicitly mark the extra elements as Undef.
16717     SDValue Undef = DAG.getUNDEF(SVT);
16718     for (unsigned i = NumElts, e = NumElts * 2; i != e; ++i)
16719       Elts.push_back(Undef);
16720
16721     EVT NewVT = EVT::getVectorVT(*DAG.getContext(), SVT, NumElts * 2);
16722     SDValue BV = DAG.getNode(ISD::BUILD_VECTOR, dl, NewVT, Elts);
16723     SDValue ToV2F64 = DAG.getNode(ISD::BITCAST, dl, MVT::v2f64, BV);
16724     return DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::f64, ToV2F64,
16725                        DAG.getIntPtrConstant(0));
16726   }
16727
16728   assert(Subtarget->is64Bit() && !Subtarget->hasSSE2() &&
16729          Subtarget->hasMMX() && "Unexpected custom BITCAST");
16730   assert((DstVT == MVT::i64 ||
16731           (DstVT.isVector() && DstVT.getSizeInBits()==64)) &&
16732          "Unexpected custom BITCAST");
16733   // i64 <=> MMX conversions are Legal.
16734   if (SrcVT==MVT::i64 && DstVT.isVector())
16735     return Op;
16736   if (DstVT==MVT::i64 && SrcVT.isVector())
16737     return Op;
16738   // MMX <=> MMX conversions are Legal.
16739   if (SrcVT.isVector() && DstVT.isVector())
16740     return Op;
16741   // All other conversions need to be expanded.
16742   return SDValue();
16743 }
16744
16745 static SDValue LowerLOAD_SUB(SDValue Op, SelectionDAG &DAG) {
16746   SDNode *Node = Op.getNode();
16747   SDLoc dl(Node);
16748   EVT T = Node->getValueType(0);
16749   SDValue negOp = DAG.getNode(ISD::SUB, dl, T,
16750                               DAG.getConstant(0, T), Node->getOperand(2));
16751   return DAG.getAtomic(ISD::ATOMIC_LOAD_ADD, dl,
16752                        cast<AtomicSDNode>(Node)->getMemoryVT(),
16753                        Node->getOperand(0),
16754                        Node->getOperand(1), negOp,
16755                        cast<AtomicSDNode>(Node)->getMemOperand(),
16756                        cast<AtomicSDNode>(Node)->getOrdering(),
16757                        cast<AtomicSDNode>(Node)->getSynchScope());
16758 }
16759
16760 static SDValue LowerATOMIC_STORE(SDValue Op, SelectionDAG &DAG) {
16761   SDNode *Node = Op.getNode();
16762   SDLoc dl(Node);
16763   EVT VT = cast<AtomicSDNode>(Node)->getMemoryVT();
16764
16765   // Convert seq_cst store -> xchg
16766   // Convert wide store -> swap (-> cmpxchg8b/cmpxchg16b)
16767   // FIXME: On 32-bit, store -> fist or movq would be more efficient
16768   //        (The only way to get a 16-byte store is cmpxchg16b)
16769   // FIXME: 16-byte ATOMIC_SWAP isn't actually hooked up at the moment.
16770   if (cast<AtomicSDNode>(Node)->getOrdering() == SequentiallyConsistent ||
16771       !DAG.getTargetLoweringInfo().isTypeLegal(VT)) {
16772     SDValue Swap = DAG.getAtomic(ISD::ATOMIC_SWAP, dl,
16773                                  cast<AtomicSDNode>(Node)->getMemoryVT(),
16774                                  Node->getOperand(0),
16775                                  Node->getOperand(1), Node->getOperand(2),
16776                                  cast<AtomicSDNode>(Node)->getMemOperand(),
16777                                  cast<AtomicSDNode>(Node)->getOrdering(),
16778                                  cast<AtomicSDNode>(Node)->getSynchScope());
16779     return Swap.getValue(1);
16780   }
16781   // Other atomic stores have a simple pattern.
16782   return Op;
16783 }
16784
16785 static SDValue LowerADDC_ADDE_SUBC_SUBE(SDValue Op, SelectionDAG &DAG) {
16786   EVT VT = Op.getNode()->getSimpleValueType(0);
16787
16788   // Let legalize expand this if it isn't a legal type yet.
16789   if (!DAG.getTargetLoweringInfo().isTypeLegal(VT))
16790     return SDValue();
16791
16792   SDVTList VTs = DAG.getVTList(VT, MVT::i32);
16793
16794   unsigned Opc;
16795   bool ExtraOp = false;
16796   switch (Op.getOpcode()) {
16797   default: llvm_unreachable("Invalid code");
16798   case ISD::ADDC: Opc = X86ISD::ADD; break;
16799   case ISD::ADDE: Opc = X86ISD::ADC; ExtraOp = true; break;
16800   case ISD::SUBC: Opc = X86ISD::SUB; break;
16801   case ISD::SUBE: Opc = X86ISD::SBB; ExtraOp = true; break;
16802   }
16803
16804   if (!ExtraOp)
16805     return DAG.getNode(Opc, SDLoc(Op), VTs, Op.getOperand(0),
16806                        Op.getOperand(1));
16807   return DAG.getNode(Opc, SDLoc(Op), VTs, Op.getOperand(0),
16808                      Op.getOperand(1), Op.getOperand(2));
16809 }
16810
16811 static SDValue LowerFSINCOS(SDValue Op, const X86Subtarget *Subtarget,
16812                             SelectionDAG &DAG) {
16813   assert(Subtarget->isTargetDarwin() && Subtarget->is64Bit());
16814
16815   // For MacOSX, we want to call an alternative entry point: __sincos_stret,
16816   // which returns the values as { float, float } (in XMM0) or
16817   // { double, double } (which is returned in XMM0, XMM1).
16818   SDLoc dl(Op);
16819   SDValue Arg = Op.getOperand(0);
16820   EVT ArgVT = Arg.getValueType();
16821   Type *ArgTy = ArgVT.getTypeForEVT(*DAG.getContext());
16822
16823   TargetLowering::ArgListTy Args;
16824   TargetLowering::ArgListEntry Entry;
16825
16826   Entry.Node = Arg;
16827   Entry.Ty = ArgTy;
16828   Entry.isSExt = false;
16829   Entry.isZExt = false;
16830   Args.push_back(Entry);
16831
16832   bool isF64 = ArgVT == MVT::f64;
16833   // Only optimize x86_64 for now. i386 is a bit messy. For f32,
16834   // the small struct {f32, f32} is returned in (eax, edx). For f64,
16835   // the results are returned via SRet in memory.
16836   const char *LibcallName =  isF64 ? "__sincos_stret" : "__sincosf_stret";
16837   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
16838   SDValue Callee = DAG.getExternalSymbol(LibcallName, TLI.getPointerTy());
16839
16840   Type *RetTy = isF64
16841     ? (Type*)StructType::get(ArgTy, ArgTy, NULL)
16842     : (Type*)VectorType::get(ArgTy, 4);
16843
16844   TargetLowering::CallLoweringInfo CLI(DAG);
16845   CLI.setDebugLoc(dl).setChain(DAG.getEntryNode())
16846     .setCallee(CallingConv::C, RetTy, Callee, std::move(Args), 0);
16847
16848   std::pair<SDValue, SDValue> CallResult = TLI.LowerCallTo(CLI);
16849
16850   if (isF64)
16851     // Returned in xmm0 and xmm1.
16852     return CallResult.first;
16853
16854   // Returned in bits 0:31 and 32:64 xmm0.
16855   SDValue SinVal = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, ArgVT,
16856                                CallResult.first, DAG.getIntPtrConstant(0));
16857   SDValue CosVal = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, ArgVT,
16858                                CallResult.first, DAG.getIntPtrConstant(1));
16859   SDVTList Tys = DAG.getVTList(ArgVT, ArgVT);
16860   return DAG.getNode(ISD::MERGE_VALUES, dl, Tys, SinVal, CosVal);
16861 }
16862
16863 /// LowerOperation - Provide custom lowering hooks for some operations.
16864 ///
16865 SDValue X86TargetLowering::LowerOperation(SDValue Op, SelectionDAG &DAG) const {
16866   switch (Op.getOpcode()) {
16867   default: llvm_unreachable("Should not custom lower this!");
16868   case ISD::SIGN_EXTEND_INREG:  return LowerSIGN_EXTEND_INREG(Op,DAG);
16869   case ISD::ATOMIC_FENCE:       return LowerATOMIC_FENCE(Op, Subtarget, DAG);
16870   case ISD::ATOMIC_CMP_SWAP_WITH_SUCCESS:
16871     return LowerCMP_SWAP(Op, Subtarget, DAG);
16872   case ISD::ATOMIC_LOAD_SUB:    return LowerLOAD_SUB(Op,DAG);
16873   case ISD::ATOMIC_STORE:       return LowerATOMIC_STORE(Op,DAG);
16874   case ISD::BUILD_VECTOR:       return LowerBUILD_VECTOR(Op, DAG);
16875   case ISD::CONCAT_VECTORS:     return LowerCONCAT_VECTORS(Op, DAG);
16876   case ISD::VECTOR_SHUFFLE:     return LowerVECTOR_SHUFFLE(Op, DAG);
16877   case ISD::VSELECT:            return LowerVSELECT(Op, DAG);
16878   case ISD::EXTRACT_VECTOR_ELT: return LowerEXTRACT_VECTOR_ELT(Op, DAG);
16879   case ISD::INSERT_VECTOR_ELT:  return LowerINSERT_VECTOR_ELT(Op, DAG);
16880   case ISD::EXTRACT_SUBVECTOR:  return LowerEXTRACT_SUBVECTOR(Op,Subtarget,DAG);
16881   case ISD::INSERT_SUBVECTOR:   return LowerINSERT_SUBVECTOR(Op, Subtarget,DAG);
16882   case ISD::SCALAR_TO_VECTOR:   return LowerSCALAR_TO_VECTOR(Op, DAG);
16883   case ISD::ConstantPool:       return LowerConstantPool(Op, DAG);
16884   case ISD::GlobalAddress:      return LowerGlobalAddress(Op, DAG);
16885   case ISD::GlobalTLSAddress:   return LowerGlobalTLSAddress(Op, DAG);
16886   case ISD::ExternalSymbol:     return LowerExternalSymbol(Op, DAG);
16887   case ISD::BlockAddress:       return LowerBlockAddress(Op, DAG);
16888   case ISD::SHL_PARTS:
16889   case ISD::SRA_PARTS:
16890   case ISD::SRL_PARTS:          return LowerShiftParts(Op, DAG);
16891   case ISD::SINT_TO_FP:         return LowerSINT_TO_FP(Op, DAG);
16892   case ISD::UINT_TO_FP:         return LowerUINT_TO_FP(Op, DAG);
16893   case ISD::TRUNCATE:           return LowerTRUNCATE(Op, DAG);
16894   case ISD::ZERO_EXTEND:        return LowerZERO_EXTEND(Op, Subtarget, DAG);
16895   case ISD::SIGN_EXTEND:        return LowerSIGN_EXTEND(Op, Subtarget, DAG);
16896   case ISD::ANY_EXTEND:         return LowerANY_EXTEND(Op, Subtarget, DAG);
16897   case ISD::FP_TO_SINT:         return LowerFP_TO_SINT(Op, DAG);
16898   case ISD::FP_TO_UINT:         return LowerFP_TO_UINT(Op, DAG);
16899   case ISD::FP_EXTEND:          return LowerFP_EXTEND(Op, DAG);
16900   case ISD::LOAD:               return LowerExtendedLoad(Op, Subtarget, DAG);
16901   case ISD::FABS:               return LowerFABS(Op, DAG);
16902   case ISD::FNEG:               return LowerFNEG(Op, DAG);
16903   case ISD::FCOPYSIGN:          return LowerFCOPYSIGN(Op, DAG);
16904   case ISD::FGETSIGN:           return LowerFGETSIGN(Op, DAG);
16905   case ISD::SETCC:              return LowerSETCC(Op, DAG);
16906   case ISD::SELECT:             return LowerSELECT(Op, DAG);
16907   case ISD::BRCOND:             return LowerBRCOND(Op, DAG);
16908   case ISD::JumpTable:          return LowerJumpTable(Op, DAG);
16909   case ISD::VASTART:            return LowerVASTART(Op, DAG);
16910   case ISD::VAARG:              return LowerVAARG(Op, DAG);
16911   case ISD::VACOPY:             return LowerVACOPY(Op, Subtarget, DAG);
16912   case ISD::INTRINSIC_WO_CHAIN: return LowerINTRINSIC_WO_CHAIN(Op, DAG);
16913   case ISD::INTRINSIC_VOID:
16914   case ISD::INTRINSIC_W_CHAIN:  return LowerINTRINSIC_W_CHAIN(Op, Subtarget, DAG);
16915   case ISD::RETURNADDR:         return LowerRETURNADDR(Op, DAG);
16916   case ISD::FRAMEADDR:          return LowerFRAMEADDR(Op, DAG);
16917   case ISD::FRAME_TO_ARGS_OFFSET:
16918                                 return LowerFRAME_TO_ARGS_OFFSET(Op, DAG);
16919   case ISD::DYNAMIC_STACKALLOC: return LowerDYNAMIC_STACKALLOC(Op, DAG);
16920   case ISD::EH_RETURN:          return LowerEH_RETURN(Op, DAG);
16921   case ISD::EH_SJLJ_SETJMP:     return lowerEH_SJLJ_SETJMP(Op, DAG);
16922   case ISD::EH_SJLJ_LONGJMP:    return lowerEH_SJLJ_LONGJMP(Op, DAG);
16923   case ISD::INIT_TRAMPOLINE:    return LowerINIT_TRAMPOLINE(Op, DAG);
16924   case ISD::ADJUST_TRAMPOLINE:  return LowerADJUST_TRAMPOLINE(Op, DAG);
16925   case ISD::FLT_ROUNDS_:        return LowerFLT_ROUNDS_(Op, DAG);
16926   case ISD::CTLZ:               return LowerCTLZ(Op, DAG);
16927   case ISD::CTLZ_ZERO_UNDEF:    return LowerCTLZ_ZERO_UNDEF(Op, DAG);
16928   case ISD::CTTZ:               return LowerCTTZ(Op, DAG);
16929   case ISD::MUL:                return LowerMUL(Op, Subtarget, DAG);
16930   case ISD::UMUL_LOHI:
16931   case ISD::SMUL_LOHI:          return LowerMUL_LOHI(Op, Subtarget, DAG);
16932   case ISD::SRA:
16933   case ISD::SRL:
16934   case ISD::SHL:                return LowerShift(Op, Subtarget, DAG);
16935   case ISD::SADDO:
16936   case ISD::UADDO:
16937   case ISD::SSUBO:
16938   case ISD::USUBO:
16939   case ISD::SMULO:
16940   case ISD::UMULO:              return LowerXALUO(Op, DAG);
16941   case ISD::READCYCLECOUNTER:   return LowerREADCYCLECOUNTER(Op, Subtarget,DAG);
16942   case ISD::BITCAST:            return LowerBITCAST(Op, Subtarget, DAG);
16943   case ISD::ADDC:
16944   case ISD::ADDE:
16945   case ISD::SUBC:
16946   case ISD::SUBE:               return LowerADDC_ADDE_SUBC_SUBE(Op, DAG);
16947   case ISD::ADD:                return LowerADD(Op, DAG);
16948   case ISD::SUB:                return LowerSUB(Op, DAG);
16949   case ISD::FSINCOS:            return LowerFSINCOS(Op, Subtarget, DAG);
16950   }
16951 }
16952
16953 static void ReplaceATOMIC_LOAD(SDNode *Node,
16954                                SmallVectorImpl<SDValue> &Results,
16955                                SelectionDAG &DAG) {
16956   SDLoc dl(Node);
16957   EVT VT = cast<AtomicSDNode>(Node)->getMemoryVT();
16958
16959   // Convert wide load -> cmpxchg8b/cmpxchg16b
16960   // FIXME: On 32-bit, load -> fild or movq would be more efficient
16961   //        (The only way to get a 16-byte load is cmpxchg16b)
16962   // FIXME: 16-byte ATOMIC_CMP_SWAP isn't actually hooked up at the moment.
16963   SDValue Zero = DAG.getConstant(0, VT);
16964   SDVTList VTs = DAG.getVTList(VT, MVT::i1, MVT::Other);
16965   SDValue Swap =
16966       DAG.getAtomicCmpSwap(ISD::ATOMIC_CMP_SWAP_WITH_SUCCESS, dl, VT, VTs,
16967                            Node->getOperand(0), Node->getOperand(1), Zero, Zero,
16968                            cast<AtomicSDNode>(Node)->getMemOperand(),
16969                            cast<AtomicSDNode>(Node)->getOrdering(),
16970                            cast<AtomicSDNode>(Node)->getOrdering(),
16971                            cast<AtomicSDNode>(Node)->getSynchScope());
16972   Results.push_back(Swap.getValue(0));
16973   Results.push_back(Swap.getValue(2));
16974 }
16975
16976 /// ReplaceNodeResults - Replace a node with an illegal result type
16977 /// with a new node built out of custom code.
16978 void X86TargetLowering::ReplaceNodeResults(SDNode *N,
16979                                            SmallVectorImpl<SDValue>&Results,
16980                                            SelectionDAG &DAG) const {
16981   SDLoc dl(N);
16982   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
16983   switch (N->getOpcode()) {
16984   default:
16985     llvm_unreachable("Do not know how to custom type legalize this operation!");
16986   case ISD::SIGN_EXTEND_INREG:
16987   case ISD::ADDC:
16988   case ISD::ADDE:
16989   case ISD::SUBC:
16990   case ISD::SUBE:
16991     // We don't want to expand or promote these.
16992     return;
16993   case ISD::SDIV:
16994   case ISD::UDIV:
16995   case ISD::SREM:
16996   case ISD::UREM:
16997   case ISD::SDIVREM:
16998   case ISD::UDIVREM: {
16999     SDValue V = LowerWin64_i128OP(SDValue(N,0), DAG);
17000     Results.push_back(V);
17001     return;
17002   }
17003   case ISD::FP_TO_SINT:
17004   case ISD::FP_TO_UINT: {
17005     bool IsSigned = N->getOpcode() == ISD::FP_TO_SINT;
17006
17007     if (!IsSigned && !isIntegerTypeFTOL(SDValue(N, 0).getValueType()))
17008       return;
17009
17010     std::pair<SDValue,SDValue> Vals =
17011         FP_TO_INTHelper(SDValue(N, 0), DAG, IsSigned, /*IsReplace=*/ true);
17012     SDValue FIST = Vals.first, StackSlot = Vals.second;
17013     if (FIST.getNode()) {
17014       EVT VT = N->getValueType(0);
17015       // Return a load from the stack slot.
17016       if (StackSlot.getNode())
17017         Results.push_back(DAG.getLoad(VT, dl, FIST, StackSlot,
17018                                       MachinePointerInfo(),
17019                                       false, false, false, 0));
17020       else
17021         Results.push_back(FIST);
17022     }
17023     return;
17024   }
17025   case ISD::UINT_TO_FP: {
17026     assert(Subtarget->hasSSE2() && "Requires at least SSE2!");
17027     if (N->getOperand(0).getValueType() != MVT::v2i32 ||
17028         N->getValueType(0) != MVT::v2f32)
17029       return;
17030     SDValue ZExtIn = DAG.getNode(ISD::ZERO_EXTEND, dl, MVT::v2i64,
17031                                  N->getOperand(0));
17032     SDValue Bias = DAG.getConstantFP(BitsToDouble(0x4330000000000000ULL),
17033                                      MVT::f64);
17034     SDValue VBias = DAG.getNode(ISD::BUILD_VECTOR, dl, MVT::v2f64, Bias, Bias);
17035     SDValue Or = DAG.getNode(ISD::OR, dl, MVT::v2i64, ZExtIn,
17036                              DAG.getNode(ISD::BITCAST, dl, MVT::v2i64, VBias));
17037     Or = DAG.getNode(ISD::BITCAST, dl, MVT::v2f64, Or);
17038     SDValue Sub = DAG.getNode(ISD::FSUB, dl, MVT::v2f64, Or, VBias);
17039     Results.push_back(DAG.getNode(X86ISD::VFPROUND, dl, MVT::v4f32, Sub));
17040     return;
17041   }
17042   case ISD::FP_ROUND: {
17043     if (!TLI.isTypeLegal(N->getOperand(0).getValueType()))
17044         return;
17045     SDValue V = DAG.getNode(X86ISD::VFPROUND, dl, MVT::v4f32, N->getOperand(0));
17046     Results.push_back(V);
17047     return;
17048   }
17049   case ISD::INTRINSIC_W_CHAIN: {
17050     unsigned IntNo = cast<ConstantSDNode>(N->getOperand(1))->getZExtValue();
17051     switch (IntNo) {
17052     default : llvm_unreachable("Do not know how to custom type "
17053                                "legalize this intrinsic operation!");
17054     case Intrinsic::x86_rdtsc:
17055       return getReadTimeStampCounter(N, dl, X86ISD::RDTSC_DAG, DAG, Subtarget,
17056                                      Results);
17057     case Intrinsic::x86_rdtscp:
17058       return getReadTimeStampCounter(N, dl, X86ISD::RDTSCP_DAG, DAG, Subtarget,
17059                                      Results);
17060     case Intrinsic::x86_rdpmc:
17061       return getReadPerformanceCounter(N, dl, DAG, Subtarget, Results);
17062     }
17063   }
17064   case ISD::READCYCLECOUNTER: {
17065     return getReadTimeStampCounter(N, dl, X86ISD::RDTSC_DAG, DAG, Subtarget,
17066                                    Results);
17067   }
17068   case ISD::ATOMIC_CMP_SWAP_WITH_SUCCESS: {
17069     EVT T = N->getValueType(0);
17070     assert((T == MVT::i64 || T == MVT::i128) && "can only expand cmpxchg pair");
17071     bool Regs64bit = T == MVT::i128;
17072     EVT HalfT = Regs64bit ? MVT::i64 : MVT::i32;
17073     SDValue cpInL, cpInH;
17074     cpInL = DAG.getNode(ISD::EXTRACT_ELEMENT, dl, HalfT, N->getOperand(2),
17075                         DAG.getConstant(0, HalfT));
17076     cpInH = DAG.getNode(ISD::EXTRACT_ELEMENT, dl, HalfT, N->getOperand(2),
17077                         DAG.getConstant(1, HalfT));
17078     cpInL = DAG.getCopyToReg(N->getOperand(0), dl,
17079                              Regs64bit ? X86::RAX : X86::EAX,
17080                              cpInL, SDValue());
17081     cpInH = DAG.getCopyToReg(cpInL.getValue(0), dl,
17082                              Regs64bit ? X86::RDX : X86::EDX,
17083                              cpInH, cpInL.getValue(1));
17084     SDValue swapInL, swapInH;
17085     swapInL = DAG.getNode(ISD::EXTRACT_ELEMENT, dl, HalfT, N->getOperand(3),
17086                           DAG.getConstant(0, HalfT));
17087     swapInH = DAG.getNode(ISD::EXTRACT_ELEMENT, dl, HalfT, N->getOperand(3),
17088                           DAG.getConstant(1, HalfT));
17089     swapInL = DAG.getCopyToReg(cpInH.getValue(0), dl,
17090                                Regs64bit ? X86::RBX : X86::EBX,
17091                                swapInL, cpInH.getValue(1));
17092     swapInH = DAG.getCopyToReg(swapInL.getValue(0), dl,
17093                                Regs64bit ? X86::RCX : X86::ECX,
17094                                swapInH, swapInL.getValue(1));
17095     SDValue Ops[] = { swapInH.getValue(0),
17096                       N->getOperand(1),
17097                       swapInH.getValue(1) };
17098     SDVTList Tys = DAG.getVTList(MVT::Other, MVT::Glue);
17099     MachineMemOperand *MMO = cast<AtomicSDNode>(N)->getMemOperand();
17100     unsigned Opcode = Regs64bit ? X86ISD::LCMPXCHG16_DAG :
17101                                   X86ISD::LCMPXCHG8_DAG;
17102     SDValue Result = DAG.getMemIntrinsicNode(Opcode, dl, Tys, Ops, T, MMO);
17103     SDValue cpOutL = DAG.getCopyFromReg(Result.getValue(0), dl,
17104                                         Regs64bit ? X86::RAX : X86::EAX,
17105                                         HalfT, Result.getValue(1));
17106     SDValue cpOutH = DAG.getCopyFromReg(cpOutL.getValue(1), dl,
17107                                         Regs64bit ? X86::RDX : X86::EDX,
17108                                         HalfT, cpOutL.getValue(2));
17109     SDValue OpsF[] = { cpOutL.getValue(0), cpOutH.getValue(0)};
17110
17111     SDValue EFLAGS = DAG.getCopyFromReg(cpOutH.getValue(1), dl, X86::EFLAGS,
17112                                         MVT::i32, cpOutH.getValue(2));
17113     SDValue Success =
17114         DAG.getNode(X86ISD::SETCC, dl, MVT::i8,
17115                     DAG.getConstant(X86::COND_E, MVT::i8), EFLAGS);
17116     Success = DAG.getZExtOrTrunc(Success, dl, N->getValueType(1));
17117
17118     Results.push_back(DAG.getNode(ISD::BUILD_PAIR, dl, T, OpsF));
17119     Results.push_back(Success);
17120     Results.push_back(EFLAGS.getValue(1));
17121     return;
17122   }
17123   case ISD::ATOMIC_SWAP:
17124   case ISD::ATOMIC_LOAD_ADD:
17125   case ISD::ATOMIC_LOAD_SUB:
17126   case ISD::ATOMIC_LOAD_AND:
17127   case ISD::ATOMIC_LOAD_OR:
17128   case ISD::ATOMIC_LOAD_XOR:
17129   case ISD::ATOMIC_LOAD_NAND:
17130   case ISD::ATOMIC_LOAD_MIN:
17131   case ISD::ATOMIC_LOAD_MAX:
17132   case ISD::ATOMIC_LOAD_UMIN:
17133   case ISD::ATOMIC_LOAD_UMAX:
17134     // Delegate to generic TypeLegalization. Situations we can really handle
17135     // should have already been dealt with by X86AtomicExpandPass.cpp.
17136     break;
17137   case ISD::ATOMIC_LOAD: {
17138     ReplaceATOMIC_LOAD(N, Results, DAG);
17139     return;
17140   }
17141   case ISD::BITCAST: {
17142     assert(Subtarget->hasSSE2() && "Requires at least SSE2!");
17143     EVT DstVT = N->getValueType(0);
17144     EVT SrcVT = N->getOperand(0)->getValueType(0);
17145
17146     if (SrcVT != MVT::f64 ||
17147         (DstVT != MVT::v2i32 && DstVT != MVT::v4i16 && DstVT != MVT::v8i8))
17148       return;
17149
17150     unsigned NumElts = DstVT.getVectorNumElements();
17151     EVT SVT = DstVT.getVectorElementType();
17152     EVT WiderVT = EVT::getVectorVT(*DAG.getContext(), SVT, NumElts * 2);
17153     SDValue Expanded = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl,
17154                                    MVT::v2f64, N->getOperand(0));
17155     SDValue ToVecInt = DAG.getNode(ISD::BITCAST, dl, WiderVT, Expanded);
17156
17157     if (ExperimentalVectorWideningLegalization) {
17158       // If we are legalizing vectors by widening, we already have the desired
17159       // legal vector type, just return it.
17160       Results.push_back(ToVecInt);
17161       return;
17162     }
17163
17164     SmallVector<SDValue, 8> Elts;
17165     for (unsigned i = 0, e = NumElts; i != e; ++i)
17166       Elts.push_back(DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, SVT,
17167                                    ToVecInt, DAG.getIntPtrConstant(i)));
17168
17169     Results.push_back(DAG.getNode(ISD::BUILD_VECTOR, dl, DstVT, Elts));
17170   }
17171   }
17172 }
17173
17174 const char *X86TargetLowering::getTargetNodeName(unsigned Opcode) const {
17175   switch (Opcode) {
17176   default: return nullptr;
17177   case X86ISD::BSF:                return "X86ISD::BSF";
17178   case X86ISD::BSR:                return "X86ISD::BSR";
17179   case X86ISD::SHLD:               return "X86ISD::SHLD";
17180   case X86ISD::SHRD:               return "X86ISD::SHRD";
17181   case X86ISD::FAND:               return "X86ISD::FAND";
17182   case X86ISD::FANDN:              return "X86ISD::FANDN";
17183   case X86ISD::FOR:                return "X86ISD::FOR";
17184   case X86ISD::FXOR:               return "X86ISD::FXOR";
17185   case X86ISD::FSRL:               return "X86ISD::FSRL";
17186   case X86ISD::FILD:               return "X86ISD::FILD";
17187   case X86ISD::FILD_FLAG:          return "X86ISD::FILD_FLAG";
17188   case X86ISD::FP_TO_INT16_IN_MEM: return "X86ISD::FP_TO_INT16_IN_MEM";
17189   case X86ISD::FP_TO_INT32_IN_MEM: return "X86ISD::FP_TO_INT32_IN_MEM";
17190   case X86ISD::FP_TO_INT64_IN_MEM: return "X86ISD::FP_TO_INT64_IN_MEM";
17191   case X86ISD::FLD:                return "X86ISD::FLD";
17192   case X86ISD::FST:                return "X86ISD::FST";
17193   case X86ISD::CALL:               return "X86ISD::CALL";
17194   case X86ISD::RDTSC_DAG:          return "X86ISD::RDTSC_DAG";
17195   case X86ISD::RDTSCP_DAG:         return "X86ISD::RDTSCP_DAG";
17196   case X86ISD::RDPMC_DAG:          return "X86ISD::RDPMC_DAG";
17197   case X86ISD::BT:                 return "X86ISD::BT";
17198   case X86ISD::CMP:                return "X86ISD::CMP";
17199   case X86ISD::COMI:               return "X86ISD::COMI";
17200   case X86ISD::UCOMI:              return "X86ISD::UCOMI";
17201   case X86ISD::CMPM:               return "X86ISD::CMPM";
17202   case X86ISD::CMPMU:              return "X86ISD::CMPMU";
17203   case X86ISD::SETCC:              return "X86ISD::SETCC";
17204   case X86ISD::SETCC_CARRY:        return "X86ISD::SETCC_CARRY";
17205   case X86ISD::FSETCC:             return "X86ISD::FSETCC";
17206   case X86ISD::CMOV:               return "X86ISD::CMOV";
17207   case X86ISD::BRCOND:             return "X86ISD::BRCOND";
17208   case X86ISD::RET_FLAG:           return "X86ISD::RET_FLAG";
17209   case X86ISD::REP_STOS:           return "X86ISD::REP_STOS";
17210   case X86ISD::REP_MOVS:           return "X86ISD::REP_MOVS";
17211   case X86ISD::GlobalBaseReg:      return "X86ISD::GlobalBaseReg";
17212   case X86ISD::Wrapper:            return "X86ISD::Wrapper";
17213   case X86ISD::WrapperRIP:         return "X86ISD::WrapperRIP";
17214   case X86ISD::PEXTRB:             return "X86ISD::PEXTRB";
17215   case X86ISD::PEXTRW:             return "X86ISD::PEXTRW";
17216   case X86ISD::INSERTPS:           return "X86ISD::INSERTPS";
17217   case X86ISD::PINSRB:             return "X86ISD::PINSRB";
17218   case X86ISD::PINSRW:             return "X86ISD::PINSRW";
17219   case X86ISD::PSHUFB:             return "X86ISD::PSHUFB";
17220   case X86ISD::ANDNP:              return "X86ISD::ANDNP";
17221   case X86ISD::PSIGN:              return "X86ISD::PSIGN";
17222   case X86ISD::BLENDV:             return "X86ISD::BLENDV";
17223   case X86ISD::BLENDI:             return "X86ISD::BLENDI";
17224   case X86ISD::SUBUS:              return "X86ISD::SUBUS";
17225   case X86ISD::HADD:               return "X86ISD::HADD";
17226   case X86ISD::HSUB:               return "X86ISD::HSUB";
17227   case X86ISD::FHADD:              return "X86ISD::FHADD";
17228   case X86ISD::FHSUB:              return "X86ISD::FHSUB";
17229   case X86ISD::UMAX:               return "X86ISD::UMAX";
17230   case X86ISD::UMIN:               return "X86ISD::UMIN";
17231   case X86ISD::SMAX:               return "X86ISD::SMAX";
17232   case X86ISD::SMIN:               return "X86ISD::SMIN";
17233   case X86ISD::FMAX:               return "X86ISD::FMAX";
17234   case X86ISD::FMIN:               return "X86ISD::FMIN";
17235   case X86ISD::FMAXC:              return "X86ISD::FMAXC";
17236   case X86ISD::FMINC:              return "X86ISD::FMINC";
17237   case X86ISD::FRSQRT:             return "X86ISD::FRSQRT";
17238   case X86ISD::FRCP:               return "X86ISD::FRCP";
17239   case X86ISD::TLSADDR:            return "X86ISD::TLSADDR";
17240   case X86ISD::TLSBASEADDR:        return "X86ISD::TLSBASEADDR";
17241   case X86ISD::TLSCALL:            return "X86ISD::TLSCALL";
17242   case X86ISD::EH_SJLJ_SETJMP:     return "X86ISD::EH_SJLJ_SETJMP";
17243   case X86ISD::EH_SJLJ_LONGJMP:    return "X86ISD::EH_SJLJ_LONGJMP";
17244   case X86ISD::EH_RETURN:          return "X86ISD::EH_RETURN";
17245   case X86ISD::TC_RETURN:          return "X86ISD::TC_RETURN";
17246   case X86ISD::FNSTCW16m:          return "X86ISD::FNSTCW16m";
17247   case X86ISD::FNSTSW16r:          return "X86ISD::FNSTSW16r";
17248   case X86ISD::LCMPXCHG_DAG:       return "X86ISD::LCMPXCHG_DAG";
17249   case X86ISD::LCMPXCHG8_DAG:      return "X86ISD::LCMPXCHG8_DAG";
17250   case X86ISD::LCMPXCHG16_DAG:     return "X86ISD::LCMPXCHG16_DAG";
17251   case X86ISD::VZEXT_MOVL:         return "X86ISD::VZEXT_MOVL";
17252   case X86ISD::VZEXT_LOAD:         return "X86ISD::VZEXT_LOAD";
17253   case X86ISD::VZEXT:              return "X86ISD::VZEXT";
17254   case X86ISD::VSEXT:              return "X86ISD::VSEXT";
17255   case X86ISD::VTRUNC:             return "X86ISD::VTRUNC";
17256   case X86ISD::VTRUNCM:            return "X86ISD::VTRUNCM";
17257   case X86ISD::VINSERT:            return "X86ISD::VINSERT";
17258   case X86ISD::VFPEXT:             return "X86ISD::VFPEXT";
17259   case X86ISD::VFPROUND:           return "X86ISD::VFPROUND";
17260   case X86ISD::VSHLDQ:             return "X86ISD::VSHLDQ";
17261   case X86ISD::VSRLDQ:             return "X86ISD::VSRLDQ";
17262   case X86ISD::VSHL:               return "X86ISD::VSHL";
17263   case X86ISD::VSRL:               return "X86ISD::VSRL";
17264   case X86ISD::VSRA:               return "X86ISD::VSRA";
17265   case X86ISD::VSHLI:              return "X86ISD::VSHLI";
17266   case X86ISD::VSRLI:              return "X86ISD::VSRLI";
17267   case X86ISD::VSRAI:              return "X86ISD::VSRAI";
17268   case X86ISD::CMPP:               return "X86ISD::CMPP";
17269   case X86ISD::PCMPEQ:             return "X86ISD::PCMPEQ";
17270   case X86ISD::PCMPGT:             return "X86ISD::PCMPGT";
17271   case X86ISD::PCMPEQM:            return "X86ISD::PCMPEQM";
17272   case X86ISD::PCMPGTM:            return "X86ISD::PCMPGTM";
17273   case X86ISD::ADD:                return "X86ISD::ADD";
17274   case X86ISD::SUB:                return "X86ISD::SUB";
17275   case X86ISD::ADC:                return "X86ISD::ADC";
17276   case X86ISD::SBB:                return "X86ISD::SBB";
17277   case X86ISD::SMUL:               return "X86ISD::SMUL";
17278   case X86ISD::UMUL:               return "X86ISD::UMUL";
17279   case X86ISD::INC:                return "X86ISD::INC";
17280   case X86ISD::DEC:                return "X86ISD::DEC";
17281   case X86ISD::OR:                 return "X86ISD::OR";
17282   case X86ISD::XOR:                return "X86ISD::XOR";
17283   case X86ISD::AND:                return "X86ISD::AND";
17284   case X86ISD::BEXTR:              return "X86ISD::BEXTR";
17285   case X86ISD::MUL_IMM:            return "X86ISD::MUL_IMM";
17286   case X86ISD::PTEST:              return "X86ISD::PTEST";
17287   case X86ISD::TESTP:              return "X86ISD::TESTP";
17288   case X86ISD::TESTM:              return "X86ISD::TESTM";
17289   case X86ISD::TESTNM:             return "X86ISD::TESTNM";
17290   case X86ISD::KORTEST:            return "X86ISD::KORTEST";
17291   case X86ISD::PACKSS:             return "X86ISD::PACKSS";
17292   case X86ISD::PACKUS:             return "X86ISD::PACKUS";
17293   case X86ISD::PALIGNR:            return "X86ISD::PALIGNR";
17294   case X86ISD::VALIGN:             return "X86ISD::VALIGN";
17295   case X86ISD::PSHUFD:             return "X86ISD::PSHUFD";
17296   case X86ISD::PSHUFHW:            return "X86ISD::PSHUFHW";
17297   case X86ISD::PSHUFLW:            return "X86ISD::PSHUFLW";
17298   case X86ISD::SHUFP:              return "X86ISD::SHUFP";
17299   case X86ISD::MOVLHPS:            return "X86ISD::MOVLHPS";
17300   case X86ISD::MOVLHPD:            return "X86ISD::MOVLHPD";
17301   case X86ISD::MOVHLPS:            return "X86ISD::MOVHLPS";
17302   case X86ISD::MOVLPS:             return "X86ISD::MOVLPS";
17303   case X86ISD::MOVLPD:             return "X86ISD::MOVLPD";
17304   case X86ISD::MOVDDUP:            return "X86ISD::MOVDDUP";
17305   case X86ISD::MOVSHDUP:           return "X86ISD::MOVSHDUP";
17306   case X86ISD::MOVSLDUP:           return "X86ISD::MOVSLDUP";
17307   case X86ISD::MOVSD:              return "X86ISD::MOVSD";
17308   case X86ISD::MOVSS:              return "X86ISD::MOVSS";
17309   case X86ISD::UNPCKL:             return "X86ISD::UNPCKL";
17310   case X86ISD::UNPCKH:             return "X86ISD::UNPCKH";
17311   case X86ISD::VBROADCAST:         return "X86ISD::VBROADCAST";
17312   case X86ISD::VBROADCASTM:        return "X86ISD::VBROADCASTM";
17313   case X86ISD::VEXTRACT:           return "X86ISD::VEXTRACT";
17314   case X86ISD::VPERMILP:           return "X86ISD::VPERMILP";
17315   case X86ISD::VPERM2X128:         return "X86ISD::VPERM2X128";
17316   case X86ISD::VPERMV:             return "X86ISD::VPERMV";
17317   case X86ISD::VPERMV3:            return "X86ISD::VPERMV3";
17318   case X86ISD::VPERMIV3:           return "X86ISD::VPERMIV3";
17319   case X86ISD::VPERMI:             return "X86ISD::VPERMI";
17320   case X86ISD::PMULUDQ:            return "X86ISD::PMULUDQ";
17321   case X86ISD::PMULDQ:             return "X86ISD::PMULDQ";
17322   case X86ISD::VASTART_SAVE_XMM_REGS: return "X86ISD::VASTART_SAVE_XMM_REGS";
17323   case X86ISD::VAARG_64:           return "X86ISD::VAARG_64";
17324   case X86ISD::WIN_ALLOCA:         return "X86ISD::WIN_ALLOCA";
17325   case X86ISD::MEMBARRIER:         return "X86ISD::MEMBARRIER";
17326   case X86ISD::SEG_ALLOCA:         return "X86ISD::SEG_ALLOCA";
17327   case X86ISD::WIN_FTOL:           return "X86ISD::WIN_FTOL";
17328   case X86ISD::SAHF:               return "X86ISD::SAHF";
17329   case X86ISD::RDRAND:             return "X86ISD::RDRAND";
17330   case X86ISD::RDSEED:             return "X86ISD::RDSEED";
17331   case X86ISD::FMADD:              return "X86ISD::FMADD";
17332   case X86ISD::FMSUB:              return "X86ISD::FMSUB";
17333   case X86ISD::FNMADD:             return "X86ISD::FNMADD";
17334   case X86ISD::FNMSUB:             return "X86ISD::FNMSUB";
17335   case X86ISD::FMADDSUB:           return "X86ISD::FMADDSUB";
17336   case X86ISD::FMSUBADD:           return "X86ISD::FMSUBADD";
17337   case X86ISD::PCMPESTRI:          return "X86ISD::PCMPESTRI";
17338   case X86ISD::PCMPISTRI:          return "X86ISD::PCMPISTRI";
17339   case X86ISD::XTEST:              return "X86ISD::XTEST";
17340   }
17341 }
17342
17343 // isLegalAddressingMode - Return true if the addressing mode represented
17344 // by AM is legal for this target, for a load/store of the specified type.
17345 bool X86TargetLowering::isLegalAddressingMode(const AddrMode &AM,
17346                                               Type *Ty) const {
17347   // X86 supports extremely general addressing modes.
17348   CodeModel::Model M = getTargetMachine().getCodeModel();
17349   Reloc::Model R = getTargetMachine().getRelocationModel();
17350
17351   // X86 allows a sign-extended 32-bit immediate field as a displacement.
17352   if (!X86::isOffsetSuitableForCodeModel(AM.BaseOffs, M, AM.BaseGV != nullptr))
17353     return false;
17354
17355   if (AM.BaseGV) {
17356     unsigned GVFlags =
17357       Subtarget->ClassifyGlobalReference(AM.BaseGV, getTargetMachine());
17358
17359     // If a reference to this global requires an extra load, we can't fold it.
17360     if (isGlobalStubReference(GVFlags))
17361       return false;
17362
17363     // If BaseGV requires a register for the PIC base, we cannot also have a
17364     // BaseReg specified.
17365     if (AM.HasBaseReg && isGlobalRelativeToPICBase(GVFlags))
17366       return false;
17367
17368     // If lower 4G is not available, then we must use rip-relative addressing.
17369     if ((M != CodeModel::Small || R != Reloc::Static) &&
17370         Subtarget->is64Bit() && (AM.BaseOffs || AM.Scale > 1))
17371       return false;
17372   }
17373
17374   switch (AM.Scale) {
17375   case 0:
17376   case 1:
17377   case 2:
17378   case 4:
17379   case 8:
17380     // These scales always work.
17381     break;
17382   case 3:
17383   case 5:
17384   case 9:
17385     // These scales are formed with basereg+scalereg.  Only accept if there is
17386     // no basereg yet.
17387     if (AM.HasBaseReg)
17388       return false;
17389     break;
17390   default:  // Other stuff never works.
17391     return false;
17392   }
17393
17394   return true;
17395 }
17396
17397 bool X86TargetLowering::isVectorShiftByScalarCheap(Type *Ty) const {
17398   unsigned Bits = Ty->getScalarSizeInBits();
17399
17400   // 8-bit shifts are always expensive, but versions with a scalar amount aren't
17401   // particularly cheaper than those without.
17402   if (Bits == 8)
17403     return false;
17404
17405   // On AVX2 there are new vpsllv[dq] instructions (and other shifts), that make
17406   // variable shifts just as cheap as scalar ones.
17407   if (Subtarget->hasInt256() && (Bits == 32 || Bits == 64))
17408     return false;
17409
17410   // Otherwise, it's significantly cheaper to shift by a scalar amount than by a
17411   // fully general vector.
17412   return true;
17413 }
17414
17415 bool X86TargetLowering::isTruncateFree(Type *Ty1, Type *Ty2) const {
17416   if (!Ty1->isIntegerTy() || !Ty2->isIntegerTy())
17417     return false;
17418   unsigned NumBits1 = Ty1->getPrimitiveSizeInBits();
17419   unsigned NumBits2 = Ty2->getPrimitiveSizeInBits();
17420   return NumBits1 > NumBits2;
17421 }
17422
17423 bool X86TargetLowering::allowTruncateForTailCall(Type *Ty1, Type *Ty2) const {
17424   if (!Ty1->isIntegerTy() || !Ty2->isIntegerTy())
17425     return false;
17426
17427   if (!isTypeLegal(EVT::getEVT(Ty1)))
17428     return false;
17429
17430   assert(Ty1->getPrimitiveSizeInBits() <= 64 && "i128 is probably not a noop");
17431
17432   // Assuming the caller doesn't have a zeroext or signext return parameter,
17433   // truncation all the way down to i1 is valid.
17434   return true;
17435 }
17436
17437 bool X86TargetLowering::isLegalICmpImmediate(int64_t Imm) const {
17438   return isInt<32>(Imm);
17439 }
17440
17441 bool X86TargetLowering::isLegalAddImmediate(int64_t Imm) const {
17442   // Can also use sub to handle negated immediates.
17443   return isInt<32>(Imm);
17444 }
17445
17446 bool X86TargetLowering::isTruncateFree(EVT VT1, EVT VT2) const {
17447   if (!VT1.isInteger() || !VT2.isInteger())
17448     return false;
17449   unsigned NumBits1 = VT1.getSizeInBits();
17450   unsigned NumBits2 = VT2.getSizeInBits();
17451   return NumBits1 > NumBits2;
17452 }
17453
17454 bool X86TargetLowering::isZExtFree(Type *Ty1, Type *Ty2) const {
17455   // x86-64 implicitly zero-extends 32-bit results in 64-bit registers.
17456   return Ty1->isIntegerTy(32) && Ty2->isIntegerTy(64) && Subtarget->is64Bit();
17457 }
17458
17459 bool X86TargetLowering::isZExtFree(EVT VT1, EVT VT2) const {
17460   // x86-64 implicitly zero-extends 32-bit results in 64-bit registers.
17461   return VT1 == MVT::i32 && VT2 == MVT::i64 && Subtarget->is64Bit();
17462 }
17463
17464 bool X86TargetLowering::isZExtFree(SDValue Val, EVT VT2) const {
17465   EVT VT1 = Val.getValueType();
17466   if (isZExtFree(VT1, VT2))
17467     return true;
17468
17469   if (Val.getOpcode() != ISD::LOAD)
17470     return false;
17471
17472   if (!VT1.isSimple() || !VT1.isInteger() ||
17473       !VT2.isSimple() || !VT2.isInteger())
17474     return false;
17475
17476   switch (VT1.getSimpleVT().SimpleTy) {
17477   default: break;
17478   case MVT::i8:
17479   case MVT::i16:
17480   case MVT::i32:
17481     // X86 has 8, 16, and 32-bit zero-extending loads.
17482     return true;
17483   }
17484
17485   return false;
17486 }
17487
17488 bool
17489 X86TargetLowering::isFMAFasterThanFMulAndFAdd(EVT VT) const {
17490   if (!(Subtarget->hasFMA() || Subtarget->hasFMA4()))
17491     return false;
17492
17493   VT = VT.getScalarType();
17494
17495   if (!VT.isSimple())
17496     return false;
17497
17498   switch (VT.getSimpleVT().SimpleTy) {
17499   case MVT::f32:
17500   case MVT::f64:
17501     return true;
17502   default:
17503     break;
17504   }
17505
17506   return false;
17507 }
17508
17509 bool X86TargetLowering::isNarrowingProfitable(EVT VT1, EVT VT2) const {
17510   // i16 instructions are longer (0x66 prefix) and potentially slower.
17511   return !(VT1 == MVT::i32 && VT2 == MVT::i16);
17512 }
17513
17514 /// isShuffleMaskLegal - Targets can use this to indicate that they only
17515 /// support *some* VECTOR_SHUFFLE operations, those with specific masks.
17516 /// By default, if a target supports the VECTOR_SHUFFLE node, all mask values
17517 /// are assumed to be legal.
17518 bool
17519 X86TargetLowering::isShuffleMaskLegal(const SmallVectorImpl<int> &M,
17520                                       EVT VT) const {
17521   if (!VT.isSimple())
17522     return false;
17523
17524   MVT SVT = VT.getSimpleVT();
17525
17526   // Very little shuffling can be done for 64-bit vectors right now.
17527   if (VT.getSizeInBits() == 64)
17528     return false;
17529
17530   // If this is a single-input shuffle with no 128 bit lane crossings we can
17531   // lower it into pshufb.
17532   if ((SVT.is128BitVector() && Subtarget->hasSSSE3()) ||
17533       (SVT.is256BitVector() && Subtarget->hasInt256())) {
17534     bool isLegal = true;
17535     for (unsigned I = 0, E = M.size(); I != E; ++I) {
17536       if (M[I] >= (int)SVT.getVectorNumElements() ||
17537           ShuffleCrosses128bitLane(SVT, I, M[I])) {
17538         isLegal = false;
17539         break;
17540       }
17541     }
17542     if (isLegal)
17543       return true;
17544   }
17545
17546   // FIXME: blends, shifts.
17547   return (SVT.getVectorNumElements() == 2 ||
17548           ShuffleVectorSDNode::isSplatMask(&M[0], VT) ||
17549           isMOVLMask(M, SVT) ||
17550           isMOVHLPSMask(M, SVT) ||
17551           isSHUFPMask(M, SVT) ||
17552           isPSHUFDMask(M, SVT) ||
17553           isPSHUFHWMask(M, SVT, Subtarget->hasInt256()) ||
17554           isPSHUFLWMask(M, SVT, Subtarget->hasInt256()) ||
17555           isPALIGNRMask(M, SVT, Subtarget) ||
17556           isUNPCKLMask(M, SVT, Subtarget->hasInt256()) ||
17557           isUNPCKHMask(M, SVT, Subtarget->hasInt256()) ||
17558           isUNPCKL_v_undef_Mask(M, SVT, Subtarget->hasInt256()) ||
17559           isUNPCKH_v_undef_Mask(M, SVT, Subtarget->hasInt256()) ||
17560           isBlendMask(M, SVT, Subtarget->hasSSE41(), Subtarget->hasInt256()));
17561 }
17562
17563 bool
17564 X86TargetLowering::isVectorClearMaskLegal(const SmallVectorImpl<int> &Mask,
17565                                           EVT VT) const {
17566   if (!VT.isSimple())
17567     return false;
17568
17569   MVT SVT = VT.getSimpleVT();
17570   unsigned NumElts = SVT.getVectorNumElements();
17571   // FIXME: This collection of masks seems suspect.
17572   if (NumElts == 2)
17573     return true;
17574   if (NumElts == 4 && SVT.is128BitVector()) {
17575     return (isMOVLMask(Mask, SVT)  ||
17576             isCommutedMOVLMask(Mask, SVT, true) ||
17577             isSHUFPMask(Mask, SVT) ||
17578             isSHUFPMask(Mask, SVT, /* Commuted */ true));
17579   }
17580   return false;
17581 }
17582
17583 //===----------------------------------------------------------------------===//
17584 //                           X86 Scheduler Hooks
17585 //===----------------------------------------------------------------------===//
17586
17587 /// Utility function to emit xbegin specifying the start of an RTM region.
17588 static MachineBasicBlock *EmitXBegin(MachineInstr *MI, MachineBasicBlock *MBB,
17589                                      const TargetInstrInfo *TII) {
17590   DebugLoc DL = MI->getDebugLoc();
17591
17592   const BasicBlock *BB = MBB->getBasicBlock();
17593   MachineFunction::iterator I = MBB;
17594   ++I;
17595
17596   // For the v = xbegin(), we generate
17597   //
17598   // thisMBB:
17599   //  xbegin sinkMBB
17600   //
17601   // mainMBB:
17602   //  eax = -1
17603   //
17604   // sinkMBB:
17605   //  v = eax
17606
17607   MachineBasicBlock *thisMBB = MBB;
17608   MachineFunction *MF = MBB->getParent();
17609   MachineBasicBlock *mainMBB = MF->CreateMachineBasicBlock(BB);
17610   MachineBasicBlock *sinkMBB = MF->CreateMachineBasicBlock(BB);
17611   MF->insert(I, mainMBB);
17612   MF->insert(I, sinkMBB);
17613
17614   // Transfer the remainder of BB and its successor edges to sinkMBB.
17615   sinkMBB->splice(sinkMBB->begin(), MBB,
17616                   std::next(MachineBasicBlock::iterator(MI)), MBB->end());
17617   sinkMBB->transferSuccessorsAndUpdatePHIs(MBB);
17618
17619   // thisMBB:
17620   //  xbegin sinkMBB
17621   //  # fallthrough to mainMBB
17622   //  # abortion to sinkMBB
17623   BuildMI(thisMBB, DL, TII->get(X86::XBEGIN_4)).addMBB(sinkMBB);
17624   thisMBB->addSuccessor(mainMBB);
17625   thisMBB->addSuccessor(sinkMBB);
17626
17627   // mainMBB:
17628   //  EAX = -1
17629   BuildMI(mainMBB, DL, TII->get(X86::MOV32ri), X86::EAX).addImm(-1);
17630   mainMBB->addSuccessor(sinkMBB);
17631
17632   // sinkMBB:
17633   // EAX is live into the sinkMBB
17634   sinkMBB->addLiveIn(X86::EAX);
17635   BuildMI(*sinkMBB, sinkMBB->begin(), DL,
17636           TII->get(TargetOpcode::COPY), MI->getOperand(0).getReg())
17637     .addReg(X86::EAX);
17638
17639   MI->eraseFromParent();
17640   return sinkMBB;
17641 }
17642
17643 // FIXME: When we get size specific XMM0 registers, i.e. XMM0_V16I8
17644 // or XMM0_V32I8 in AVX all of this code can be replaced with that
17645 // in the .td file.
17646 static MachineBasicBlock *EmitPCMPSTRM(MachineInstr *MI, MachineBasicBlock *BB,
17647                                        const TargetInstrInfo *TII) {
17648   unsigned Opc;
17649   switch (MI->getOpcode()) {
17650   default: llvm_unreachable("illegal opcode!");
17651   case X86::PCMPISTRM128REG:  Opc = X86::PCMPISTRM128rr;  break;
17652   case X86::VPCMPISTRM128REG: Opc = X86::VPCMPISTRM128rr; break;
17653   case X86::PCMPISTRM128MEM:  Opc = X86::PCMPISTRM128rm;  break;
17654   case X86::VPCMPISTRM128MEM: Opc = X86::VPCMPISTRM128rm; break;
17655   case X86::PCMPESTRM128REG:  Opc = X86::PCMPESTRM128rr;  break;
17656   case X86::VPCMPESTRM128REG: Opc = X86::VPCMPESTRM128rr; break;
17657   case X86::PCMPESTRM128MEM:  Opc = X86::PCMPESTRM128rm;  break;
17658   case X86::VPCMPESTRM128MEM: Opc = X86::VPCMPESTRM128rm; break;
17659   }
17660
17661   DebugLoc dl = MI->getDebugLoc();
17662   MachineInstrBuilder MIB = BuildMI(*BB, MI, dl, TII->get(Opc));
17663
17664   unsigned NumArgs = MI->getNumOperands();
17665   for (unsigned i = 1; i < NumArgs; ++i) {
17666     MachineOperand &Op = MI->getOperand(i);
17667     if (!(Op.isReg() && Op.isImplicit()))
17668       MIB.addOperand(Op);
17669   }
17670   if (MI->hasOneMemOperand())
17671     MIB->setMemRefs(MI->memoperands_begin(), MI->memoperands_end());
17672
17673   BuildMI(*BB, MI, dl,
17674     TII->get(TargetOpcode::COPY), MI->getOperand(0).getReg())
17675     .addReg(X86::XMM0);
17676
17677   MI->eraseFromParent();
17678   return BB;
17679 }
17680
17681 // FIXME: Custom handling because TableGen doesn't support multiple implicit
17682 // defs in an instruction pattern
17683 static MachineBasicBlock *EmitPCMPSTRI(MachineInstr *MI, MachineBasicBlock *BB,
17684                                        const TargetInstrInfo *TII) {
17685   unsigned Opc;
17686   switch (MI->getOpcode()) {
17687   default: llvm_unreachable("illegal opcode!");
17688   case X86::PCMPISTRIREG:  Opc = X86::PCMPISTRIrr;  break;
17689   case X86::VPCMPISTRIREG: Opc = X86::VPCMPISTRIrr; break;
17690   case X86::PCMPISTRIMEM:  Opc = X86::PCMPISTRIrm;  break;
17691   case X86::VPCMPISTRIMEM: Opc = X86::VPCMPISTRIrm; break;
17692   case X86::PCMPESTRIREG:  Opc = X86::PCMPESTRIrr;  break;
17693   case X86::VPCMPESTRIREG: Opc = X86::VPCMPESTRIrr; break;
17694   case X86::PCMPESTRIMEM:  Opc = X86::PCMPESTRIrm;  break;
17695   case X86::VPCMPESTRIMEM: Opc = X86::VPCMPESTRIrm; break;
17696   }
17697
17698   DebugLoc dl = MI->getDebugLoc();
17699   MachineInstrBuilder MIB = BuildMI(*BB, MI, dl, TII->get(Opc));
17700
17701   unsigned NumArgs = MI->getNumOperands(); // remove the results
17702   for (unsigned i = 1; i < NumArgs; ++i) {
17703     MachineOperand &Op = MI->getOperand(i);
17704     if (!(Op.isReg() && Op.isImplicit()))
17705       MIB.addOperand(Op);
17706   }
17707   if (MI->hasOneMemOperand())
17708     MIB->setMemRefs(MI->memoperands_begin(), MI->memoperands_end());
17709
17710   BuildMI(*BB, MI, dl,
17711     TII->get(TargetOpcode::COPY), MI->getOperand(0).getReg())
17712     .addReg(X86::ECX);
17713
17714   MI->eraseFromParent();
17715   return BB;
17716 }
17717
17718 static MachineBasicBlock * EmitMonitor(MachineInstr *MI, MachineBasicBlock *BB,
17719                                        const TargetInstrInfo *TII,
17720                                        const X86Subtarget* Subtarget) {
17721   DebugLoc dl = MI->getDebugLoc();
17722
17723   // Address into RAX/EAX, other two args into ECX, EDX.
17724   unsigned MemOpc = Subtarget->is64Bit() ? X86::LEA64r : X86::LEA32r;
17725   unsigned MemReg = Subtarget->is64Bit() ? X86::RAX : X86::EAX;
17726   MachineInstrBuilder MIB = BuildMI(*BB, MI, dl, TII->get(MemOpc), MemReg);
17727   for (int i = 0; i < X86::AddrNumOperands; ++i)
17728     MIB.addOperand(MI->getOperand(i));
17729
17730   unsigned ValOps = X86::AddrNumOperands;
17731   BuildMI(*BB, MI, dl, TII->get(TargetOpcode::COPY), X86::ECX)
17732     .addReg(MI->getOperand(ValOps).getReg());
17733   BuildMI(*BB, MI, dl, TII->get(TargetOpcode::COPY), X86::EDX)
17734     .addReg(MI->getOperand(ValOps+1).getReg());
17735
17736   // The instruction doesn't actually take any operands though.
17737   BuildMI(*BB, MI, dl, TII->get(X86::MONITORrrr));
17738
17739   MI->eraseFromParent(); // The pseudo is gone now.
17740   return BB;
17741 }
17742
17743 MachineBasicBlock *
17744 X86TargetLowering::EmitVAARG64WithCustomInserter(
17745                    MachineInstr *MI,
17746                    MachineBasicBlock *MBB) const {
17747   // Emit va_arg instruction on X86-64.
17748
17749   // Operands to this pseudo-instruction:
17750   // 0  ) Output        : destination address (reg)
17751   // 1-5) Input         : va_list address (addr, i64mem)
17752   // 6  ) ArgSize       : Size (in bytes) of vararg type
17753   // 7  ) ArgMode       : 0=overflow only, 1=use gp_offset, 2=use fp_offset
17754   // 8  ) Align         : Alignment of type
17755   // 9  ) EFLAGS (implicit-def)
17756
17757   assert(MI->getNumOperands() == 10 && "VAARG_64 should have 10 operands!");
17758   assert(X86::AddrNumOperands == 5 && "VAARG_64 assumes 5 address operands");
17759
17760   unsigned DestReg = MI->getOperand(0).getReg();
17761   MachineOperand &Base = MI->getOperand(1);
17762   MachineOperand &Scale = MI->getOperand(2);
17763   MachineOperand &Index = MI->getOperand(3);
17764   MachineOperand &Disp = MI->getOperand(4);
17765   MachineOperand &Segment = MI->getOperand(5);
17766   unsigned ArgSize = MI->getOperand(6).getImm();
17767   unsigned ArgMode = MI->getOperand(7).getImm();
17768   unsigned Align = MI->getOperand(8).getImm();
17769
17770   // Memory Reference
17771   assert(MI->hasOneMemOperand() && "Expected VAARG_64 to have one memoperand");
17772   MachineInstr::mmo_iterator MMOBegin = MI->memoperands_begin();
17773   MachineInstr::mmo_iterator MMOEnd = MI->memoperands_end();
17774
17775   // Machine Information
17776   const TargetInstrInfo *TII = MBB->getParent()->getSubtarget().getInstrInfo();
17777   MachineRegisterInfo &MRI = MBB->getParent()->getRegInfo();
17778   const TargetRegisterClass *AddrRegClass = getRegClassFor(MVT::i64);
17779   const TargetRegisterClass *OffsetRegClass = getRegClassFor(MVT::i32);
17780   DebugLoc DL = MI->getDebugLoc();
17781
17782   // struct va_list {
17783   //   i32   gp_offset
17784   //   i32   fp_offset
17785   //   i64   overflow_area (address)
17786   //   i64   reg_save_area (address)
17787   // }
17788   // sizeof(va_list) = 24
17789   // alignment(va_list) = 8
17790
17791   unsigned TotalNumIntRegs = 6;
17792   unsigned TotalNumXMMRegs = 8;
17793   bool UseGPOffset = (ArgMode == 1);
17794   bool UseFPOffset = (ArgMode == 2);
17795   unsigned MaxOffset = TotalNumIntRegs * 8 +
17796                        (UseFPOffset ? TotalNumXMMRegs * 16 : 0);
17797
17798   /* Align ArgSize to a multiple of 8 */
17799   unsigned ArgSizeA8 = (ArgSize + 7) & ~7;
17800   bool NeedsAlign = (Align > 8);
17801
17802   MachineBasicBlock *thisMBB = MBB;
17803   MachineBasicBlock *overflowMBB;
17804   MachineBasicBlock *offsetMBB;
17805   MachineBasicBlock *endMBB;
17806
17807   unsigned OffsetDestReg = 0;    // Argument address computed by offsetMBB
17808   unsigned OverflowDestReg = 0;  // Argument address computed by overflowMBB
17809   unsigned OffsetReg = 0;
17810
17811   if (!UseGPOffset && !UseFPOffset) {
17812     // If we only pull from the overflow region, we don't create a branch.
17813     // We don't need to alter control flow.
17814     OffsetDestReg = 0; // unused
17815     OverflowDestReg = DestReg;
17816
17817     offsetMBB = nullptr;
17818     overflowMBB = thisMBB;
17819     endMBB = thisMBB;
17820   } else {
17821     // First emit code to check if gp_offset (or fp_offset) is below the bound.
17822     // If so, pull the argument from reg_save_area. (branch to offsetMBB)
17823     // If not, pull from overflow_area. (branch to overflowMBB)
17824     //
17825     //       thisMBB
17826     //         |     .
17827     //         |        .
17828     //     offsetMBB   overflowMBB
17829     //         |        .
17830     //         |     .
17831     //        endMBB
17832
17833     // Registers for the PHI in endMBB
17834     OffsetDestReg = MRI.createVirtualRegister(AddrRegClass);
17835     OverflowDestReg = MRI.createVirtualRegister(AddrRegClass);
17836
17837     const BasicBlock *LLVM_BB = MBB->getBasicBlock();
17838     MachineFunction *MF = MBB->getParent();
17839     overflowMBB = MF->CreateMachineBasicBlock(LLVM_BB);
17840     offsetMBB = MF->CreateMachineBasicBlock(LLVM_BB);
17841     endMBB = MF->CreateMachineBasicBlock(LLVM_BB);
17842
17843     MachineFunction::iterator MBBIter = MBB;
17844     ++MBBIter;
17845
17846     // Insert the new basic blocks
17847     MF->insert(MBBIter, offsetMBB);
17848     MF->insert(MBBIter, overflowMBB);
17849     MF->insert(MBBIter, endMBB);
17850
17851     // Transfer the remainder of MBB and its successor edges to endMBB.
17852     endMBB->splice(endMBB->begin(), thisMBB,
17853                    std::next(MachineBasicBlock::iterator(MI)), thisMBB->end());
17854     endMBB->transferSuccessorsAndUpdatePHIs(thisMBB);
17855
17856     // Make offsetMBB and overflowMBB successors of thisMBB
17857     thisMBB->addSuccessor(offsetMBB);
17858     thisMBB->addSuccessor(overflowMBB);
17859
17860     // endMBB is a successor of both offsetMBB and overflowMBB
17861     offsetMBB->addSuccessor(endMBB);
17862     overflowMBB->addSuccessor(endMBB);
17863
17864     // Load the offset value into a register
17865     OffsetReg = MRI.createVirtualRegister(OffsetRegClass);
17866     BuildMI(thisMBB, DL, TII->get(X86::MOV32rm), OffsetReg)
17867       .addOperand(Base)
17868       .addOperand(Scale)
17869       .addOperand(Index)
17870       .addDisp(Disp, UseFPOffset ? 4 : 0)
17871       .addOperand(Segment)
17872       .setMemRefs(MMOBegin, MMOEnd);
17873
17874     // Check if there is enough room left to pull this argument.
17875     BuildMI(thisMBB, DL, TII->get(X86::CMP32ri))
17876       .addReg(OffsetReg)
17877       .addImm(MaxOffset + 8 - ArgSizeA8);
17878
17879     // Branch to "overflowMBB" if offset >= max
17880     // Fall through to "offsetMBB" otherwise
17881     BuildMI(thisMBB, DL, TII->get(X86::GetCondBranchFromCond(X86::COND_AE)))
17882       .addMBB(overflowMBB);
17883   }
17884
17885   // In offsetMBB, emit code to use the reg_save_area.
17886   if (offsetMBB) {
17887     assert(OffsetReg != 0);
17888
17889     // Read the reg_save_area address.
17890     unsigned RegSaveReg = MRI.createVirtualRegister(AddrRegClass);
17891     BuildMI(offsetMBB, DL, TII->get(X86::MOV64rm), RegSaveReg)
17892       .addOperand(Base)
17893       .addOperand(Scale)
17894       .addOperand(Index)
17895       .addDisp(Disp, 16)
17896       .addOperand(Segment)
17897       .setMemRefs(MMOBegin, MMOEnd);
17898
17899     // Zero-extend the offset
17900     unsigned OffsetReg64 = MRI.createVirtualRegister(AddrRegClass);
17901       BuildMI(offsetMBB, DL, TII->get(X86::SUBREG_TO_REG), OffsetReg64)
17902         .addImm(0)
17903         .addReg(OffsetReg)
17904         .addImm(X86::sub_32bit);
17905
17906     // Add the offset to the reg_save_area to get the final address.
17907     BuildMI(offsetMBB, DL, TII->get(X86::ADD64rr), OffsetDestReg)
17908       .addReg(OffsetReg64)
17909       .addReg(RegSaveReg);
17910
17911     // Compute the offset for the next argument
17912     unsigned NextOffsetReg = MRI.createVirtualRegister(OffsetRegClass);
17913     BuildMI(offsetMBB, DL, TII->get(X86::ADD32ri), NextOffsetReg)
17914       .addReg(OffsetReg)
17915       .addImm(UseFPOffset ? 16 : 8);
17916
17917     // Store it back into the va_list.
17918     BuildMI(offsetMBB, DL, TII->get(X86::MOV32mr))
17919       .addOperand(Base)
17920       .addOperand(Scale)
17921       .addOperand(Index)
17922       .addDisp(Disp, UseFPOffset ? 4 : 0)
17923       .addOperand(Segment)
17924       .addReg(NextOffsetReg)
17925       .setMemRefs(MMOBegin, MMOEnd);
17926
17927     // Jump to endMBB
17928     BuildMI(offsetMBB, DL, TII->get(X86::JMP_4))
17929       .addMBB(endMBB);
17930   }
17931
17932   //
17933   // Emit code to use overflow area
17934   //
17935
17936   // Load the overflow_area address into a register.
17937   unsigned OverflowAddrReg = MRI.createVirtualRegister(AddrRegClass);
17938   BuildMI(overflowMBB, DL, TII->get(X86::MOV64rm), OverflowAddrReg)
17939     .addOperand(Base)
17940     .addOperand(Scale)
17941     .addOperand(Index)
17942     .addDisp(Disp, 8)
17943     .addOperand(Segment)
17944     .setMemRefs(MMOBegin, MMOEnd);
17945
17946   // If we need to align it, do so. Otherwise, just copy the address
17947   // to OverflowDestReg.
17948   if (NeedsAlign) {
17949     // Align the overflow address
17950     assert((Align & (Align-1)) == 0 && "Alignment must be a power of 2");
17951     unsigned TmpReg = MRI.createVirtualRegister(AddrRegClass);
17952
17953     // aligned_addr = (addr + (align-1)) & ~(align-1)
17954     BuildMI(overflowMBB, DL, TII->get(X86::ADD64ri32), TmpReg)
17955       .addReg(OverflowAddrReg)
17956       .addImm(Align-1);
17957
17958     BuildMI(overflowMBB, DL, TII->get(X86::AND64ri32), OverflowDestReg)
17959       .addReg(TmpReg)
17960       .addImm(~(uint64_t)(Align-1));
17961   } else {
17962     BuildMI(overflowMBB, DL, TII->get(TargetOpcode::COPY), OverflowDestReg)
17963       .addReg(OverflowAddrReg);
17964   }
17965
17966   // Compute the next overflow address after this argument.
17967   // (the overflow address should be kept 8-byte aligned)
17968   unsigned NextAddrReg = MRI.createVirtualRegister(AddrRegClass);
17969   BuildMI(overflowMBB, DL, TII->get(X86::ADD64ri32), NextAddrReg)
17970     .addReg(OverflowDestReg)
17971     .addImm(ArgSizeA8);
17972
17973   // Store the new overflow address.
17974   BuildMI(overflowMBB, DL, TII->get(X86::MOV64mr))
17975     .addOperand(Base)
17976     .addOperand(Scale)
17977     .addOperand(Index)
17978     .addDisp(Disp, 8)
17979     .addOperand(Segment)
17980     .addReg(NextAddrReg)
17981     .setMemRefs(MMOBegin, MMOEnd);
17982
17983   // If we branched, emit the PHI to the front of endMBB.
17984   if (offsetMBB) {
17985     BuildMI(*endMBB, endMBB->begin(), DL,
17986             TII->get(X86::PHI), DestReg)
17987       .addReg(OffsetDestReg).addMBB(offsetMBB)
17988       .addReg(OverflowDestReg).addMBB(overflowMBB);
17989   }
17990
17991   // Erase the pseudo instruction
17992   MI->eraseFromParent();
17993
17994   return endMBB;
17995 }
17996
17997 MachineBasicBlock *
17998 X86TargetLowering::EmitVAStartSaveXMMRegsWithCustomInserter(
17999                                                  MachineInstr *MI,
18000                                                  MachineBasicBlock *MBB) const {
18001   // Emit code to save XMM registers to the stack. The ABI says that the
18002   // number of registers to save is given in %al, so it's theoretically
18003   // possible to do an indirect jump trick to avoid saving all of them,
18004   // however this code takes a simpler approach and just executes all
18005   // of the stores if %al is non-zero. It's less code, and it's probably
18006   // easier on the hardware branch predictor, and stores aren't all that
18007   // expensive anyway.
18008
18009   // Create the new basic blocks. One block contains all the XMM stores,
18010   // and one block is the final destination regardless of whether any
18011   // stores were performed.
18012   const BasicBlock *LLVM_BB = MBB->getBasicBlock();
18013   MachineFunction *F = MBB->getParent();
18014   MachineFunction::iterator MBBIter = MBB;
18015   ++MBBIter;
18016   MachineBasicBlock *XMMSaveMBB = F->CreateMachineBasicBlock(LLVM_BB);
18017   MachineBasicBlock *EndMBB = F->CreateMachineBasicBlock(LLVM_BB);
18018   F->insert(MBBIter, XMMSaveMBB);
18019   F->insert(MBBIter, EndMBB);
18020
18021   // Transfer the remainder of MBB and its successor edges to EndMBB.
18022   EndMBB->splice(EndMBB->begin(), MBB,
18023                  std::next(MachineBasicBlock::iterator(MI)), MBB->end());
18024   EndMBB->transferSuccessorsAndUpdatePHIs(MBB);
18025
18026   // The original block will now fall through to the XMM save block.
18027   MBB->addSuccessor(XMMSaveMBB);
18028   // The XMMSaveMBB will fall through to the end block.
18029   XMMSaveMBB->addSuccessor(EndMBB);
18030
18031   // Now add the instructions.
18032   const TargetInstrInfo *TII = MBB->getParent()->getSubtarget().getInstrInfo();
18033   DebugLoc DL = MI->getDebugLoc();
18034
18035   unsigned CountReg = MI->getOperand(0).getReg();
18036   int64_t RegSaveFrameIndex = MI->getOperand(1).getImm();
18037   int64_t VarArgsFPOffset = MI->getOperand(2).getImm();
18038
18039   if (!Subtarget->isTargetWin64()) {
18040     // If %al is 0, branch around the XMM save block.
18041     BuildMI(MBB, DL, TII->get(X86::TEST8rr)).addReg(CountReg).addReg(CountReg);
18042     BuildMI(MBB, DL, TII->get(X86::JE_4)).addMBB(EndMBB);
18043     MBB->addSuccessor(EndMBB);
18044   }
18045
18046   // Make sure the last operand is EFLAGS, which gets clobbered by the branch
18047   // that was just emitted, but clearly shouldn't be "saved".
18048   assert((MI->getNumOperands() <= 3 ||
18049           !MI->getOperand(MI->getNumOperands() - 1).isReg() ||
18050           MI->getOperand(MI->getNumOperands() - 1).getReg() == X86::EFLAGS)
18051          && "Expected last argument to be EFLAGS");
18052   unsigned MOVOpc = Subtarget->hasFp256() ? X86::VMOVAPSmr : X86::MOVAPSmr;
18053   // In the XMM save block, save all the XMM argument registers.
18054   for (int i = 3, e = MI->getNumOperands() - 1; i != e; ++i) {
18055     int64_t Offset = (i - 3) * 16 + VarArgsFPOffset;
18056     MachineMemOperand *MMO =
18057       F->getMachineMemOperand(
18058           MachinePointerInfo::getFixedStack(RegSaveFrameIndex, Offset),
18059         MachineMemOperand::MOStore,
18060         /*Size=*/16, /*Align=*/16);
18061     BuildMI(XMMSaveMBB, DL, TII->get(MOVOpc))
18062       .addFrameIndex(RegSaveFrameIndex)
18063       .addImm(/*Scale=*/1)
18064       .addReg(/*IndexReg=*/0)
18065       .addImm(/*Disp=*/Offset)
18066       .addReg(/*Segment=*/0)
18067       .addReg(MI->getOperand(i).getReg())
18068       .addMemOperand(MMO);
18069   }
18070
18071   MI->eraseFromParent();   // The pseudo instruction is gone now.
18072
18073   return EndMBB;
18074 }
18075
18076 // The EFLAGS operand of SelectItr might be missing a kill marker
18077 // because there were multiple uses of EFLAGS, and ISel didn't know
18078 // which to mark. Figure out whether SelectItr should have had a
18079 // kill marker, and set it if it should. Returns the correct kill
18080 // marker value.
18081 static bool checkAndUpdateEFLAGSKill(MachineBasicBlock::iterator SelectItr,
18082                                      MachineBasicBlock* BB,
18083                                      const TargetRegisterInfo* TRI) {
18084   // Scan forward through BB for a use/def of EFLAGS.
18085   MachineBasicBlock::iterator miI(std::next(SelectItr));
18086   for (MachineBasicBlock::iterator miE = BB->end(); miI != miE; ++miI) {
18087     const MachineInstr& mi = *miI;
18088     if (mi.readsRegister(X86::EFLAGS))
18089       return false;
18090     if (mi.definesRegister(X86::EFLAGS))
18091       break; // Should have kill-flag - update below.
18092   }
18093
18094   // If we hit the end of the block, check whether EFLAGS is live into a
18095   // successor.
18096   if (miI == BB->end()) {
18097     for (MachineBasicBlock::succ_iterator sItr = BB->succ_begin(),
18098                                           sEnd = BB->succ_end();
18099          sItr != sEnd; ++sItr) {
18100       MachineBasicBlock* succ = *sItr;
18101       if (succ->isLiveIn(X86::EFLAGS))
18102         return false;
18103     }
18104   }
18105
18106   // We found a def, or hit the end of the basic block and EFLAGS wasn't live
18107   // out. SelectMI should have a kill flag on EFLAGS.
18108   SelectItr->addRegisterKilled(X86::EFLAGS, TRI);
18109   return true;
18110 }
18111
18112 MachineBasicBlock *
18113 X86TargetLowering::EmitLoweredSelect(MachineInstr *MI,
18114                                      MachineBasicBlock *BB) const {
18115   const TargetInstrInfo *TII = BB->getParent()->getSubtarget().getInstrInfo();
18116   DebugLoc DL = MI->getDebugLoc();
18117
18118   // To "insert" a SELECT_CC instruction, we actually have to insert the
18119   // diamond control-flow pattern.  The incoming instruction knows the
18120   // destination vreg to set, the condition code register to branch on, the
18121   // true/false values to select between, and a branch opcode to use.
18122   const BasicBlock *LLVM_BB = BB->getBasicBlock();
18123   MachineFunction::iterator It = BB;
18124   ++It;
18125
18126   //  thisMBB:
18127   //  ...
18128   //   TrueVal = ...
18129   //   cmpTY ccX, r1, r2
18130   //   bCC copy1MBB
18131   //   fallthrough --> copy0MBB
18132   MachineBasicBlock *thisMBB = BB;
18133   MachineFunction *F = BB->getParent();
18134   MachineBasicBlock *copy0MBB = F->CreateMachineBasicBlock(LLVM_BB);
18135   MachineBasicBlock *sinkMBB = F->CreateMachineBasicBlock(LLVM_BB);
18136   F->insert(It, copy0MBB);
18137   F->insert(It, sinkMBB);
18138
18139   // If the EFLAGS register isn't dead in the terminator, then claim that it's
18140   // live into the sink and copy blocks.
18141   const TargetRegisterInfo *TRI =
18142       BB->getParent()->getSubtarget().getRegisterInfo();
18143   if (!MI->killsRegister(X86::EFLAGS) &&
18144       !checkAndUpdateEFLAGSKill(MI, BB, TRI)) {
18145     copy0MBB->addLiveIn(X86::EFLAGS);
18146     sinkMBB->addLiveIn(X86::EFLAGS);
18147   }
18148
18149   // Transfer the remainder of BB and its successor edges to sinkMBB.
18150   sinkMBB->splice(sinkMBB->begin(), BB,
18151                   std::next(MachineBasicBlock::iterator(MI)), BB->end());
18152   sinkMBB->transferSuccessorsAndUpdatePHIs(BB);
18153
18154   // Add the true and fallthrough blocks as its successors.
18155   BB->addSuccessor(copy0MBB);
18156   BB->addSuccessor(sinkMBB);
18157
18158   // Create the conditional branch instruction.
18159   unsigned Opc =
18160     X86::GetCondBranchFromCond((X86::CondCode)MI->getOperand(3).getImm());
18161   BuildMI(BB, DL, TII->get(Opc)).addMBB(sinkMBB);
18162
18163   //  copy0MBB:
18164   //   %FalseValue = ...
18165   //   # fallthrough to sinkMBB
18166   copy0MBB->addSuccessor(sinkMBB);
18167
18168   //  sinkMBB:
18169   //   %Result = phi [ %FalseValue, copy0MBB ], [ %TrueValue, thisMBB ]
18170   //  ...
18171   BuildMI(*sinkMBB, sinkMBB->begin(), DL,
18172           TII->get(X86::PHI), MI->getOperand(0).getReg())
18173     .addReg(MI->getOperand(1).getReg()).addMBB(copy0MBB)
18174     .addReg(MI->getOperand(2).getReg()).addMBB(thisMBB);
18175
18176   MI->eraseFromParent();   // The pseudo instruction is gone now.
18177   return sinkMBB;
18178 }
18179
18180 MachineBasicBlock *
18181 X86TargetLowering::EmitLoweredSegAlloca(MachineInstr *MI, MachineBasicBlock *BB,
18182                                         bool Is64Bit) const {
18183   MachineFunction *MF = BB->getParent();
18184   const TargetInstrInfo *TII = MF->getSubtarget().getInstrInfo();
18185   DebugLoc DL = MI->getDebugLoc();
18186   const BasicBlock *LLVM_BB = BB->getBasicBlock();
18187
18188   assert(MF->shouldSplitStack());
18189
18190   unsigned TlsReg = Is64Bit ? X86::FS : X86::GS;
18191   unsigned TlsOffset = Is64Bit ? 0x70 : 0x30;
18192
18193   // BB:
18194   //  ... [Till the alloca]
18195   // If stacklet is not large enough, jump to mallocMBB
18196   //
18197   // bumpMBB:
18198   //  Allocate by subtracting from RSP
18199   //  Jump to continueMBB
18200   //
18201   // mallocMBB:
18202   //  Allocate by call to runtime
18203   //
18204   // continueMBB:
18205   //  ...
18206   //  [rest of original BB]
18207   //
18208
18209   MachineBasicBlock *mallocMBB = MF->CreateMachineBasicBlock(LLVM_BB);
18210   MachineBasicBlock *bumpMBB = MF->CreateMachineBasicBlock(LLVM_BB);
18211   MachineBasicBlock *continueMBB = MF->CreateMachineBasicBlock(LLVM_BB);
18212
18213   MachineRegisterInfo &MRI = MF->getRegInfo();
18214   const TargetRegisterClass *AddrRegClass =
18215     getRegClassFor(Is64Bit ? MVT::i64:MVT::i32);
18216
18217   unsigned mallocPtrVReg = MRI.createVirtualRegister(AddrRegClass),
18218     bumpSPPtrVReg = MRI.createVirtualRegister(AddrRegClass),
18219     tmpSPVReg = MRI.createVirtualRegister(AddrRegClass),
18220     SPLimitVReg = MRI.createVirtualRegister(AddrRegClass),
18221     sizeVReg = MI->getOperand(1).getReg(),
18222     physSPReg = Is64Bit ? X86::RSP : X86::ESP;
18223
18224   MachineFunction::iterator MBBIter = BB;
18225   ++MBBIter;
18226
18227   MF->insert(MBBIter, bumpMBB);
18228   MF->insert(MBBIter, mallocMBB);
18229   MF->insert(MBBIter, continueMBB);
18230
18231   continueMBB->splice(continueMBB->begin(), BB,
18232                       std::next(MachineBasicBlock::iterator(MI)), BB->end());
18233   continueMBB->transferSuccessorsAndUpdatePHIs(BB);
18234
18235   // Add code to the main basic block to check if the stack limit has been hit,
18236   // and if so, jump to mallocMBB otherwise to bumpMBB.
18237   BuildMI(BB, DL, TII->get(TargetOpcode::COPY), tmpSPVReg).addReg(physSPReg);
18238   BuildMI(BB, DL, TII->get(Is64Bit ? X86::SUB64rr:X86::SUB32rr), SPLimitVReg)
18239     .addReg(tmpSPVReg).addReg(sizeVReg);
18240   BuildMI(BB, DL, TII->get(Is64Bit ? X86::CMP64mr:X86::CMP32mr))
18241     .addReg(0).addImm(1).addReg(0).addImm(TlsOffset).addReg(TlsReg)
18242     .addReg(SPLimitVReg);
18243   BuildMI(BB, DL, TII->get(X86::JG_4)).addMBB(mallocMBB);
18244
18245   // bumpMBB simply decreases the stack pointer, since we know the current
18246   // stacklet has enough space.
18247   BuildMI(bumpMBB, DL, TII->get(TargetOpcode::COPY), physSPReg)
18248     .addReg(SPLimitVReg);
18249   BuildMI(bumpMBB, DL, TII->get(TargetOpcode::COPY), bumpSPPtrVReg)
18250     .addReg(SPLimitVReg);
18251   BuildMI(bumpMBB, DL, TII->get(X86::JMP_4)).addMBB(continueMBB);
18252
18253   // Calls into a routine in libgcc to allocate more space from the heap.
18254   const uint32_t *RegMask = MF->getTarget()
18255                                 .getSubtargetImpl()
18256                                 ->getRegisterInfo()
18257                                 ->getCallPreservedMask(CallingConv::C);
18258   if (Is64Bit) {
18259     BuildMI(mallocMBB, DL, TII->get(X86::MOV64rr), X86::RDI)
18260       .addReg(sizeVReg);
18261     BuildMI(mallocMBB, DL, TII->get(X86::CALL64pcrel32))
18262       .addExternalSymbol("__morestack_allocate_stack_space")
18263       .addRegMask(RegMask)
18264       .addReg(X86::RDI, RegState::Implicit)
18265       .addReg(X86::RAX, RegState::ImplicitDefine);
18266   } else {
18267     BuildMI(mallocMBB, DL, TII->get(X86::SUB32ri), physSPReg).addReg(physSPReg)
18268       .addImm(12);
18269     BuildMI(mallocMBB, DL, TII->get(X86::PUSH32r)).addReg(sizeVReg);
18270     BuildMI(mallocMBB, DL, TII->get(X86::CALLpcrel32))
18271       .addExternalSymbol("__morestack_allocate_stack_space")
18272       .addRegMask(RegMask)
18273       .addReg(X86::EAX, RegState::ImplicitDefine);
18274   }
18275
18276   if (!Is64Bit)
18277     BuildMI(mallocMBB, DL, TII->get(X86::ADD32ri), physSPReg).addReg(physSPReg)
18278       .addImm(16);
18279
18280   BuildMI(mallocMBB, DL, TII->get(TargetOpcode::COPY), mallocPtrVReg)
18281     .addReg(Is64Bit ? X86::RAX : X86::EAX);
18282   BuildMI(mallocMBB, DL, TII->get(X86::JMP_4)).addMBB(continueMBB);
18283
18284   // Set up the CFG correctly.
18285   BB->addSuccessor(bumpMBB);
18286   BB->addSuccessor(mallocMBB);
18287   mallocMBB->addSuccessor(continueMBB);
18288   bumpMBB->addSuccessor(continueMBB);
18289
18290   // Take care of the PHI nodes.
18291   BuildMI(*continueMBB, continueMBB->begin(), DL, TII->get(X86::PHI),
18292           MI->getOperand(0).getReg())
18293     .addReg(mallocPtrVReg).addMBB(mallocMBB)
18294     .addReg(bumpSPPtrVReg).addMBB(bumpMBB);
18295
18296   // Delete the original pseudo instruction.
18297   MI->eraseFromParent();
18298
18299   // And we're done.
18300   return continueMBB;
18301 }
18302
18303 MachineBasicBlock *
18304 X86TargetLowering::EmitLoweredWinAlloca(MachineInstr *MI,
18305                                         MachineBasicBlock *BB) const {
18306   const TargetInstrInfo *TII = BB->getParent()->getSubtarget().getInstrInfo();
18307   DebugLoc DL = MI->getDebugLoc();
18308
18309   assert(!Subtarget->isTargetMacho());
18310
18311   // The lowering is pretty easy: we're just emitting the call to _alloca.  The
18312   // non-trivial part is impdef of ESP.
18313
18314   if (Subtarget->isTargetWin64()) {
18315     if (Subtarget->isTargetCygMing()) {
18316       // ___chkstk(Mingw64):
18317       // Clobbers R10, R11, RAX and EFLAGS.
18318       // Updates RSP.
18319       BuildMI(*BB, MI, DL, TII->get(X86::W64ALLOCA))
18320         .addExternalSymbol("___chkstk")
18321         .addReg(X86::RAX, RegState::Implicit)
18322         .addReg(X86::RSP, RegState::Implicit)
18323         .addReg(X86::RAX, RegState::Define | RegState::Implicit)
18324         .addReg(X86::RSP, RegState::Define | RegState::Implicit)
18325         .addReg(X86::EFLAGS, RegState::Define | RegState::Implicit);
18326     } else {
18327       // __chkstk(MSVCRT): does not update stack pointer.
18328       // Clobbers R10, R11 and EFLAGS.
18329       BuildMI(*BB, MI, DL, TII->get(X86::W64ALLOCA))
18330         .addExternalSymbol("__chkstk")
18331         .addReg(X86::RAX, RegState::Implicit)
18332         .addReg(X86::EFLAGS, RegState::Define | RegState::Implicit);
18333       // RAX has the offset to be subtracted from RSP.
18334       BuildMI(*BB, MI, DL, TII->get(X86::SUB64rr), X86::RSP)
18335         .addReg(X86::RSP)
18336         .addReg(X86::RAX);
18337     }
18338   } else {
18339     const char *StackProbeSymbol =
18340       Subtarget->isTargetKnownWindowsMSVC() ? "_chkstk" : "_alloca";
18341
18342     BuildMI(*BB, MI, DL, TII->get(X86::CALLpcrel32))
18343       .addExternalSymbol(StackProbeSymbol)
18344       .addReg(X86::EAX, RegState::Implicit)
18345       .addReg(X86::ESP, RegState::Implicit)
18346       .addReg(X86::EAX, RegState::Define | RegState::Implicit)
18347       .addReg(X86::ESP, RegState::Define | RegState::Implicit)
18348       .addReg(X86::EFLAGS, RegState::Define | RegState::Implicit);
18349   }
18350
18351   MI->eraseFromParent();   // The pseudo instruction is gone now.
18352   return BB;
18353 }
18354
18355 MachineBasicBlock *
18356 X86TargetLowering::EmitLoweredTLSCall(MachineInstr *MI,
18357                                       MachineBasicBlock *BB) const {
18358   // This is pretty easy.  We're taking the value that we received from
18359   // our load from the relocation, sticking it in either RDI (x86-64)
18360   // or EAX and doing an indirect call.  The return value will then
18361   // be in the normal return register.
18362   MachineFunction *F = BB->getParent();
18363   const X86InstrInfo *TII =
18364       static_cast<const X86InstrInfo *>(F->getSubtarget().getInstrInfo());
18365   DebugLoc DL = MI->getDebugLoc();
18366
18367   assert(Subtarget->isTargetDarwin() && "Darwin only instr emitted?");
18368   assert(MI->getOperand(3).isGlobal() && "This should be a global");
18369
18370   // Get a register mask for the lowered call.
18371   // FIXME: The 32-bit calls have non-standard calling conventions. Use a
18372   // proper register mask.
18373   const uint32_t *RegMask = F->getTarget()
18374                                 .getSubtargetImpl()
18375                                 ->getRegisterInfo()
18376                                 ->getCallPreservedMask(CallingConv::C);
18377   if (Subtarget->is64Bit()) {
18378     MachineInstrBuilder MIB = BuildMI(*BB, MI, DL,
18379                                       TII->get(X86::MOV64rm), X86::RDI)
18380     .addReg(X86::RIP)
18381     .addImm(0).addReg(0)
18382     .addGlobalAddress(MI->getOperand(3).getGlobal(), 0,
18383                       MI->getOperand(3).getTargetFlags())
18384     .addReg(0);
18385     MIB = BuildMI(*BB, MI, DL, TII->get(X86::CALL64m));
18386     addDirectMem(MIB, X86::RDI);
18387     MIB.addReg(X86::RAX, RegState::ImplicitDefine).addRegMask(RegMask);
18388   } else if (F->getTarget().getRelocationModel() != Reloc::PIC_) {
18389     MachineInstrBuilder MIB = BuildMI(*BB, MI, DL,
18390                                       TII->get(X86::MOV32rm), X86::EAX)
18391     .addReg(0)
18392     .addImm(0).addReg(0)
18393     .addGlobalAddress(MI->getOperand(3).getGlobal(), 0,
18394                       MI->getOperand(3).getTargetFlags())
18395     .addReg(0);
18396     MIB = BuildMI(*BB, MI, DL, TII->get(X86::CALL32m));
18397     addDirectMem(MIB, X86::EAX);
18398     MIB.addReg(X86::EAX, RegState::ImplicitDefine).addRegMask(RegMask);
18399   } else {
18400     MachineInstrBuilder MIB = BuildMI(*BB, MI, DL,
18401                                       TII->get(X86::MOV32rm), X86::EAX)
18402     .addReg(TII->getGlobalBaseReg(F))
18403     .addImm(0).addReg(0)
18404     .addGlobalAddress(MI->getOperand(3).getGlobal(), 0,
18405                       MI->getOperand(3).getTargetFlags())
18406     .addReg(0);
18407     MIB = BuildMI(*BB, MI, DL, TII->get(X86::CALL32m));
18408     addDirectMem(MIB, X86::EAX);
18409     MIB.addReg(X86::EAX, RegState::ImplicitDefine).addRegMask(RegMask);
18410   }
18411
18412   MI->eraseFromParent(); // The pseudo instruction is gone now.
18413   return BB;
18414 }
18415
18416 MachineBasicBlock *
18417 X86TargetLowering::emitEHSjLjSetJmp(MachineInstr *MI,
18418                                     MachineBasicBlock *MBB) const {
18419   DebugLoc DL = MI->getDebugLoc();
18420   MachineFunction *MF = MBB->getParent();
18421   const TargetInstrInfo *TII = MF->getSubtarget().getInstrInfo();
18422   MachineRegisterInfo &MRI = MF->getRegInfo();
18423
18424   const BasicBlock *BB = MBB->getBasicBlock();
18425   MachineFunction::iterator I = MBB;
18426   ++I;
18427
18428   // Memory Reference
18429   MachineInstr::mmo_iterator MMOBegin = MI->memoperands_begin();
18430   MachineInstr::mmo_iterator MMOEnd = MI->memoperands_end();
18431
18432   unsigned DstReg;
18433   unsigned MemOpndSlot = 0;
18434
18435   unsigned CurOp = 0;
18436
18437   DstReg = MI->getOperand(CurOp++).getReg();
18438   const TargetRegisterClass *RC = MRI.getRegClass(DstReg);
18439   assert(RC->hasType(MVT::i32) && "Invalid destination!");
18440   unsigned mainDstReg = MRI.createVirtualRegister(RC);
18441   unsigned restoreDstReg = MRI.createVirtualRegister(RC);
18442
18443   MemOpndSlot = CurOp;
18444
18445   MVT PVT = getPointerTy();
18446   assert((PVT == MVT::i64 || PVT == MVT::i32) &&
18447          "Invalid Pointer Size!");
18448
18449   // For v = setjmp(buf), we generate
18450   //
18451   // thisMBB:
18452   //  buf[LabelOffset] = restoreMBB
18453   //  SjLjSetup restoreMBB
18454   //
18455   // mainMBB:
18456   //  v_main = 0
18457   //
18458   // sinkMBB:
18459   //  v = phi(main, restore)
18460   //
18461   // restoreMBB:
18462   //  v_restore = 1
18463
18464   MachineBasicBlock *thisMBB = MBB;
18465   MachineBasicBlock *mainMBB = MF->CreateMachineBasicBlock(BB);
18466   MachineBasicBlock *sinkMBB = MF->CreateMachineBasicBlock(BB);
18467   MachineBasicBlock *restoreMBB = MF->CreateMachineBasicBlock(BB);
18468   MF->insert(I, mainMBB);
18469   MF->insert(I, sinkMBB);
18470   MF->push_back(restoreMBB);
18471
18472   MachineInstrBuilder MIB;
18473
18474   // Transfer the remainder of BB and its successor edges to sinkMBB.
18475   sinkMBB->splice(sinkMBB->begin(), MBB,
18476                   std::next(MachineBasicBlock::iterator(MI)), MBB->end());
18477   sinkMBB->transferSuccessorsAndUpdatePHIs(MBB);
18478
18479   // thisMBB:
18480   unsigned PtrStoreOpc = 0;
18481   unsigned LabelReg = 0;
18482   const int64_t LabelOffset = 1 * PVT.getStoreSize();
18483   Reloc::Model RM = MF->getTarget().getRelocationModel();
18484   bool UseImmLabel = (MF->getTarget().getCodeModel() == CodeModel::Small) &&
18485                      (RM == Reloc::Static || RM == Reloc::DynamicNoPIC);
18486
18487   // Prepare IP either in reg or imm.
18488   if (!UseImmLabel) {
18489     PtrStoreOpc = (PVT == MVT::i64) ? X86::MOV64mr : X86::MOV32mr;
18490     const TargetRegisterClass *PtrRC = getRegClassFor(PVT);
18491     LabelReg = MRI.createVirtualRegister(PtrRC);
18492     if (Subtarget->is64Bit()) {
18493       MIB = BuildMI(*thisMBB, MI, DL, TII->get(X86::LEA64r), LabelReg)
18494               .addReg(X86::RIP)
18495               .addImm(0)
18496               .addReg(0)
18497               .addMBB(restoreMBB)
18498               .addReg(0);
18499     } else {
18500       const X86InstrInfo *XII = static_cast<const X86InstrInfo*>(TII);
18501       MIB = BuildMI(*thisMBB, MI, DL, TII->get(X86::LEA32r), LabelReg)
18502               .addReg(XII->getGlobalBaseReg(MF))
18503               .addImm(0)
18504               .addReg(0)
18505               .addMBB(restoreMBB, Subtarget->ClassifyBlockAddressReference())
18506               .addReg(0);
18507     }
18508   } else
18509     PtrStoreOpc = (PVT == MVT::i64) ? X86::MOV64mi32 : X86::MOV32mi;
18510   // Store IP
18511   MIB = BuildMI(*thisMBB, MI, DL, TII->get(PtrStoreOpc));
18512   for (unsigned i = 0; i < X86::AddrNumOperands; ++i) {
18513     if (i == X86::AddrDisp)
18514       MIB.addDisp(MI->getOperand(MemOpndSlot + i), LabelOffset);
18515     else
18516       MIB.addOperand(MI->getOperand(MemOpndSlot + i));
18517   }
18518   if (!UseImmLabel)
18519     MIB.addReg(LabelReg);
18520   else
18521     MIB.addMBB(restoreMBB);
18522   MIB.setMemRefs(MMOBegin, MMOEnd);
18523   // Setup
18524   MIB = BuildMI(*thisMBB, MI, DL, TII->get(X86::EH_SjLj_Setup))
18525           .addMBB(restoreMBB);
18526
18527   const X86RegisterInfo *RegInfo = static_cast<const X86RegisterInfo *>(
18528       MF->getSubtarget().getRegisterInfo());
18529   MIB.addRegMask(RegInfo->getNoPreservedMask());
18530   thisMBB->addSuccessor(mainMBB);
18531   thisMBB->addSuccessor(restoreMBB);
18532
18533   // mainMBB:
18534   //  EAX = 0
18535   BuildMI(mainMBB, DL, TII->get(X86::MOV32r0), mainDstReg);
18536   mainMBB->addSuccessor(sinkMBB);
18537
18538   // sinkMBB:
18539   BuildMI(*sinkMBB, sinkMBB->begin(), DL,
18540           TII->get(X86::PHI), DstReg)
18541     .addReg(mainDstReg).addMBB(mainMBB)
18542     .addReg(restoreDstReg).addMBB(restoreMBB);
18543
18544   // restoreMBB:
18545   BuildMI(restoreMBB, DL, TII->get(X86::MOV32ri), restoreDstReg).addImm(1);
18546   BuildMI(restoreMBB, DL, TII->get(X86::JMP_4)).addMBB(sinkMBB);
18547   restoreMBB->addSuccessor(sinkMBB);
18548
18549   MI->eraseFromParent();
18550   return sinkMBB;
18551 }
18552
18553 MachineBasicBlock *
18554 X86TargetLowering::emitEHSjLjLongJmp(MachineInstr *MI,
18555                                      MachineBasicBlock *MBB) const {
18556   DebugLoc DL = MI->getDebugLoc();
18557   MachineFunction *MF = MBB->getParent();
18558   const TargetInstrInfo *TII = MF->getSubtarget().getInstrInfo();
18559   MachineRegisterInfo &MRI = MF->getRegInfo();
18560
18561   // Memory Reference
18562   MachineInstr::mmo_iterator MMOBegin = MI->memoperands_begin();
18563   MachineInstr::mmo_iterator MMOEnd = MI->memoperands_end();
18564
18565   MVT PVT = getPointerTy();
18566   assert((PVT == MVT::i64 || PVT == MVT::i32) &&
18567          "Invalid Pointer Size!");
18568
18569   const TargetRegisterClass *RC =
18570     (PVT == MVT::i64) ? &X86::GR64RegClass : &X86::GR32RegClass;
18571   unsigned Tmp = MRI.createVirtualRegister(RC);
18572   // Since FP is only updated here but NOT referenced, it's treated as GPR.
18573   const X86RegisterInfo *RegInfo = static_cast<const X86RegisterInfo *>(
18574       MF->getSubtarget().getRegisterInfo());
18575   unsigned FP = (PVT == MVT::i64) ? X86::RBP : X86::EBP;
18576   unsigned SP = RegInfo->getStackRegister();
18577
18578   MachineInstrBuilder MIB;
18579
18580   const int64_t LabelOffset = 1 * PVT.getStoreSize();
18581   const int64_t SPOffset = 2 * PVT.getStoreSize();
18582
18583   unsigned PtrLoadOpc = (PVT == MVT::i64) ? X86::MOV64rm : X86::MOV32rm;
18584   unsigned IJmpOpc = (PVT == MVT::i64) ? X86::JMP64r : X86::JMP32r;
18585
18586   // Reload FP
18587   MIB = BuildMI(*MBB, MI, DL, TII->get(PtrLoadOpc), FP);
18588   for (unsigned i = 0; i < X86::AddrNumOperands; ++i)
18589     MIB.addOperand(MI->getOperand(i));
18590   MIB.setMemRefs(MMOBegin, MMOEnd);
18591   // Reload IP
18592   MIB = BuildMI(*MBB, MI, DL, TII->get(PtrLoadOpc), Tmp);
18593   for (unsigned i = 0; i < X86::AddrNumOperands; ++i) {
18594     if (i == X86::AddrDisp)
18595       MIB.addDisp(MI->getOperand(i), LabelOffset);
18596     else
18597       MIB.addOperand(MI->getOperand(i));
18598   }
18599   MIB.setMemRefs(MMOBegin, MMOEnd);
18600   // Reload SP
18601   MIB = BuildMI(*MBB, MI, DL, TII->get(PtrLoadOpc), SP);
18602   for (unsigned i = 0; i < X86::AddrNumOperands; ++i) {
18603     if (i == X86::AddrDisp)
18604       MIB.addDisp(MI->getOperand(i), SPOffset);
18605     else
18606       MIB.addOperand(MI->getOperand(i));
18607   }
18608   MIB.setMemRefs(MMOBegin, MMOEnd);
18609   // Jump
18610   BuildMI(*MBB, MI, DL, TII->get(IJmpOpc)).addReg(Tmp);
18611
18612   MI->eraseFromParent();
18613   return MBB;
18614 }
18615
18616 // Replace 213-type (isel default) FMA3 instructions with 231-type for
18617 // accumulator loops. Writing back to the accumulator allows the coalescer
18618 // to remove extra copies in the loop.   
18619 MachineBasicBlock *
18620 X86TargetLowering::emitFMA3Instr(MachineInstr *MI,
18621                                  MachineBasicBlock *MBB) const {
18622   MachineOperand &AddendOp = MI->getOperand(3);
18623
18624   // Bail out early if the addend isn't a register - we can't switch these.
18625   if (!AddendOp.isReg())
18626     return MBB;
18627
18628   MachineFunction &MF = *MBB->getParent();
18629   MachineRegisterInfo &MRI = MF.getRegInfo();
18630
18631   // Check whether the addend is defined by a PHI:
18632   assert(MRI.hasOneDef(AddendOp.getReg()) && "Multiple defs in SSA?");
18633   MachineInstr &AddendDef = *MRI.def_instr_begin(AddendOp.getReg());
18634   if (!AddendDef.isPHI())
18635     return MBB;
18636
18637   // Look for the following pattern:
18638   // loop:
18639   //   %addend = phi [%entry, 0], [%loop, %result]
18640   //   ...
18641   //   %result<tied1> = FMA213 %m2<tied0>, %m1, %addend
18642
18643   // Replace with:
18644   //   loop:
18645   //   %addend = phi [%entry, 0], [%loop, %result]
18646   //   ...
18647   //   %result<tied1> = FMA231 %addend<tied0>, %m1, %m2
18648
18649   for (unsigned i = 1, e = AddendDef.getNumOperands(); i < e; i += 2) {
18650     assert(AddendDef.getOperand(i).isReg());
18651     MachineOperand PHISrcOp = AddendDef.getOperand(i);
18652     MachineInstr &PHISrcInst = *MRI.def_instr_begin(PHISrcOp.getReg());
18653     if (&PHISrcInst == MI) {
18654       // Found a matching instruction.
18655       unsigned NewFMAOpc = 0;
18656       switch (MI->getOpcode()) {
18657         case X86::VFMADDPDr213r: NewFMAOpc = X86::VFMADDPDr231r; break;
18658         case X86::VFMADDPSr213r: NewFMAOpc = X86::VFMADDPSr231r; break;
18659         case X86::VFMADDSDr213r: NewFMAOpc = X86::VFMADDSDr231r; break;
18660         case X86::VFMADDSSr213r: NewFMAOpc = X86::VFMADDSSr231r; break;
18661         case X86::VFMSUBPDr213r: NewFMAOpc = X86::VFMSUBPDr231r; break;
18662         case X86::VFMSUBPSr213r: NewFMAOpc = X86::VFMSUBPSr231r; break;
18663         case X86::VFMSUBSDr213r: NewFMAOpc = X86::VFMSUBSDr231r; break;
18664         case X86::VFMSUBSSr213r: NewFMAOpc = X86::VFMSUBSSr231r; break;
18665         case X86::VFNMADDPDr213r: NewFMAOpc = X86::VFNMADDPDr231r; break;
18666         case X86::VFNMADDPSr213r: NewFMAOpc = X86::VFNMADDPSr231r; break;
18667         case X86::VFNMADDSDr213r: NewFMAOpc = X86::VFNMADDSDr231r; break;
18668         case X86::VFNMADDSSr213r: NewFMAOpc = X86::VFNMADDSSr231r; break;
18669         case X86::VFNMSUBPDr213r: NewFMAOpc = X86::VFNMSUBPDr231r; break;
18670         case X86::VFNMSUBPSr213r: NewFMAOpc = X86::VFNMSUBPSr231r; break;
18671         case X86::VFNMSUBSDr213r: NewFMAOpc = X86::VFNMSUBSDr231r; break;
18672         case X86::VFNMSUBSSr213r: NewFMAOpc = X86::VFNMSUBSSr231r; break;
18673         case X86::VFMADDPDr213rY: NewFMAOpc = X86::VFMADDPDr231rY; break;
18674         case X86::VFMADDPSr213rY: NewFMAOpc = X86::VFMADDPSr231rY; break;
18675         case X86::VFMSUBPDr213rY: NewFMAOpc = X86::VFMSUBPDr231rY; break;
18676         case X86::VFMSUBPSr213rY: NewFMAOpc = X86::VFMSUBPSr231rY; break;
18677         case X86::VFNMADDPDr213rY: NewFMAOpc = X86::VFNMADDPDr231rY; break;
18678         case X86::VFNMADDPSr213rY: NewFMAOpc = X86::VFNMADDPSr231rY; break;
18679         case X86::VFNMSUBPDr213rY: NewFMAOpc = X86::VFNMSUBPDr231rY; break;
18680         case X86::VFNMSUBPSr213rY: NewFMAOpc = X86::VFNMSUBPSr231rY; break;
18681         default: llvm_unreachable("Unrecognized FMA variant.");
18682       }
18683
18684       const TargetInstrInfo &TII = *MF.getSubtarget().getInstrInfo();
18685       MachineInstrBuilder MIB =
18686         BuildMI(MF, MI->getDebugLoc(), TII.get(NewFMAOpc))
18687         .addOperand(MI->getOperand(0))
18688         .addOperand(MI->getOperand(3))
18689         .addOperand(MI->getOperand(2))
18690         .addOperand(MI->getOperand(1));
18691       MBB->insert(MachineBasicBlock::iterator(MI), MIB);
18692       MI->eraseFromParent();
18693     }
18694   }
18695
18696   return MBB;
18697 }
18698
18699 MachineBasicBlock *
18700 X86TargetLowering::EmitInstrWithCustomInserter(MachineInstr *MI,
18701                                                MachineBasicBlock *BB) const {
18702   switch (MI->getOpcode()) {
18703   default: llvm_unreachable("Unexpected instr type to insert");
18704   case X86::TAILJMPd64:
18705   case X86::TAILJMPr64:
18706   case X86::TAILJMPm64:
18707     llvm_unreachable("TAILJMP64 would not be touched here.");
18708   case X86::TCRETURNdi64:
18709   case X86::TCRETURNri64:
18710   case X86::TCRETURNmi64:
18711     return BB;
18712   case X86::WIN_ALLOCA:
18713     return EmitLoweredWinAlloca(MI, BB);
18714   case X86::SEG_ALLOCA_32:
18715     return EmitLoweredSegAlloca(MI, BB, false);
18716   case X86::SEG_ALLOCA_64:
18717     return EmitLoweredSegAlloca(MI, BB, true);
18718   case X86::TLSCall_32:
18719   case X86::TLSCall_64:
18720     return EmitLoweredTLSCall(MI, BB);
18721   case X86::CMOV_GR8:
18722   case X86::CMOV_FR32:
18723   case X86::CMOV_FR64:
18724   case X86::CMOV_V4F32:
18725   case X86::CMOV_V2F64:
18726   case X86::CMOV_V2I64:
18727   case X86::CMOV_V8F32:
18728   case X86::CMOV_V4F64:
18729   case X86::CMOV_V4I64:
18730   case X86::CMOV_V16F32:
18731   case X86::CMOV_V8F64:
18732   case X86::CMOV_V8I64:
18733   case X86::CMOV_GR16:
18734   case X86::CMOV_GR32:
18735   case X86::CMOV_RFP32:
18736   case X86::CMOV_RFP64:
18737   case X86::CMOV_RFP80:
18738     return EmitLoweredSelect(MI, BB);
18739
18740   case X86::FP32_TO_INT16_IN_MEM:
18741   case X86::FP32_TO_INT32_IN_MEM:
18742   case X86::FP32_TO_INT64_IN_MEM:
18743   case X86::FP64_TO_INT16_IN_MEM:
18744   case X86::FP64_TO_INT32_IN_MEM:
18745   case X86::FP64_TO_INT64_IN_MEM:
18746   case X86::FP80_TO_INT16_IN_MEM:
18747   case X86::FP80_TO_INT32_IN_MEM:
18748   case X86::FP80_TO_INT64_IN_MEM: {
18749     MachineFunction *F = BB->getParent();
18750     const TargetInstrInfo *TII = F->getSubtarget().getInstrInfo();
18751     DebugLoc DL = MI->getDebugLoc();
18752
18753     // Change the floating point control register to use "round towards zero"
18754     // mode when truncating to an integer value.
18755     int CWFrameIdx = F->getFrameInfo()->CreateStackObject(2, 2, false);
18756     addFrameReference(BuildMI(*BB, MI, DL,
18757                               TII->get(X86::FNSTCW16m)), CWFrameIdx);
18758
18759     // Load the old value of the high byte of the control word...
18760     unsigned OldCW =
18761       F->getRegInfo().createVirtualRegister(&X86::GR16RegClass);
18762     addFrameReference(BuildMI(*BB, MI, DL, TII->get(X86::MOV16rm), OldCW),
18763                       CWFrameIdx);
18764
18765     // Set the high part to be round to zero...
18766     addFrameReference(BuildMI(*BB, MI, DL, TII->get(X86::MOV16mi)), CWFrameIdx)
18767       .addImm(0xC7F);
18768
18769     // Reload the modified control word now...
18770     addFrameReference(BuildMI(*BB, MI, DL,
18771                               TII->get(X86::FLDCW16m)), CWFrameIdx);
18772
18773     // Restore the memory image of control word to original value
18774     addFrameReference(BuildMI(*BB, MI, DL, TII->get(X86::MOV16mr)), CWFrameIdx)
18775       .addReg(OldCW);
18776
18777     // Get the X86 opcode to use.
18778     unsigned Opc;
18779     switch (MI->getOpcode()) {
18780     default: llvm_unreachable("illegal opcode!");
18781     case X86::FP32_TO_INT16_IN_MEM: Opc = X86::IST_Fp16m32; break;
18782     case X86::FP32_TO_INT32_IN_MEM: Opc = X86::IST_Fp32m32; break;
18783     case X86::FP32_TO_INT64_IN_MEM: Opc = X86::IST_Fp64m32; break;
18784     case X86::FP64_TO_INT16_IN_MEM: Opc = X86::IST_Fp16m64; break;
18785     case X86::FP64_TO_INT32_IN_MEM: Opc = X86::IST_Fp32m64; break;
18786     case X86::FP64_TO_INT64_IN_MEM: Opc = X86::IST_Fp64m64; break;
18787     case X86::FP80_TO_INT16_IN_MEM: Opc = X86::IST_Fp16m80; break;
18788     case X86::FP80_TO_INT32_IN_MEM: Opc = X86::IST_Fp32m80; break;
18789     case X86::FP80_TO_INT64_IN_MEM: Opc = X86::IST_Fp64m80; break;
18790     }
18791
18792     X86AddressMode AM;
18793     MachineOperand &Op = MI->getOperand(0);
18794     if (Op.isReg()) {
18795       AM.BaseType = X86AddressMode::RegBase;
18796       AM.Base.Reg = Op.getReg();
18797     } else {
18798       AM.BaseType = X86AddressMode::FrameIndexBase;
18799       AM.Base.FrameIndex = Op.getIndex();
18800     }
18801     Op = MI->getOperand(1);
18802     if (Op.isImm())
18803       AM.Scale = Op.getImm();
18804     Op = MI->getOperand(2);
18805     if (Op.isImm())
18806       AM.IndexReg = Op.getImm();
18807     Op = MI->getOperand(3);
18808     if (Op.isGlobal()) {
18809       AM.GV = Op.getGlobal();
18810     } else {
18811       AM.Disp = Op.getImm();
18812     }
18813     addFullAddress(BuildMI(*BB, MI, DL, TII->get(Opc)), AM)
18814                       .addReg(MI->getOperand(X86::AddrNumOperands).getReg());
18815
18816     // Reload the original control word now.
18817     addFrameReference(BuildMI(*BB, MI, DL,
18818                               TII->get(X86::FLDCW16m)), CWFrameIdx);
18819
18820     MI->eraseFromParent();   // The pseudo instruction is gone now.
18821     return BB;
18822   }
18823     // String/text processing lowering.
18824   case X86::PCMPISTRM128REG:
18825   case X86::VPCMPISTRM128REG:
18826   case X86::PCMPISTRM128MEM:
18827   case X86::VPCMPISTRM128MEM:
18828   case X86::PCMPESTRM128REG:
18829   case X86::VPCMPESTRM128REG:
18830   case X86::PCMPESTRM128MEM:
18831   case X86::VPCMPESTRM128MEM:
18832     assert(Subtarget->hasSSE42() &&
18833            "Target must have SSE4.2 or AVX features enabled");
18834     return EmitPCMPSTRM(MI, BB, BB->getParent()->getSubtarget().getInstrInfo());
18835
18836   // String/text processing lowering.
18837   case X86::PCMPISTRIREG:
18838   case X86::VPCMPISTRIREG:
18839   case X86::PCMPISTRIMEM:
18840   case X86::VPCMPISTRIMEM:
18841   case X86::PCMPESTRIREG:
18842   case X86::VPCMPESTRIREG:
18843   case X86::PCMPESTRIMEM:
18844   case X86::VPCMPESTRIMEM:
18845     assert(Subtarget->hasSSE42() &&
18846            "Target must have SSE4.2 or AVX features enabled");
18847     return EmitPCMPSTRI(MI, BB, BB->getParent()->getSubtarget().getInstrInfo());
18848
18849   // Thread synchronization.
18850   case X86::MONITOR:
18851     return EmitMonitor(MI, BB, BB->getParent()->getSubtarget().getInstrInfo(),
18852                        Subtarget);
18853
18854   // xbegin
18855   case X86::XBEGIN:
18856     return EmitXBegin(MI, BB, BB->getParent()->getSubtarget().getInstrInfo());
18857
18858   case X86::VASTART_SAVE_XMM_REGS:
18859     return EmitVAStartSaveXMMRegsWithCustomInserter(MI, BB);
18860
18861   case X86::VAARG_64:
18862     return EmitVAARG64WithCustomInserter(MI, BB);
18863
18864   case X86::EH_SjLj_SetJmp32:
18865   case X86::EH_SjLj_SetJmp64:
18866     return emitEHSjLjSetJmp(MI, BB);
18867
18868   case X86::EH_SjLj_LongJmp32:
18869   case X86::EH_SjLj_LongJmp64:
18870     return emitEHSjLjLongJmp(MI, BB);
18871
18872   case TargetOpcode::STACKMAP:
18873   case TargetOpcode::PATCHPOINT:
18874     return emitPatchPoint(MI, BB);
18875
18876   case X86::VFMADDPDr213r:
18877   case X86::VFMADDPSr213r:
18878   case X86::VFMADDSDr213r:
18879   case X86::VFMADDSSr213r:
18880   case X86::VFMSUBPDr213r:
18881   case X86::VFMSUBPSr213r:
18882   case X86::VFMSUBSDr213r:
18883   case X86::VFMSUBSSr213r:
18884   case X86::VFNMADDPDr213r:
18885   case X86::VFNMADDPSr213r:
18886   case X86::VFNMADDSDr213r:
18887   case X86::VFNMADDSSr213r:
18888   case X86::VFNMSUBPDr213r:
18889   case X86::VFNMSUBPSr213r:
18890   case X86::VFNMSUBSDr213r:
18891   case X86::VFNMSUBSSr213r:
18892   case X86::VFMADDPDr213rY:
18893   case X86::VFMADDPSr213rY:
18894   case X86::VFMSUBPDr213rY:
18895   case X86::VFMSUBPSr213rY:
18896   case X86::VFNMADDPDr213rY:
18897   case X86::VFNMADDPSr213rY:
18898   case X86::VFNMSUBPDr213rY:
18899   case X86::VFNMSUBPSr213rY:
18900     return emitFMA3Instr(MI, BB);
18901   }
18902 }
18903
18904 //===----------------------------------------------------------------------===//
18905 //                           X86 Optimization Hooks
18906 //===----------------------------------------------------------------------===//
18907
18908 void X86TargetLowering::computeKnownBitsForTargetNode(const SDValue Op,
18909                                                       APInt &KnownZero,
18910                                                       APInt &KnownOne,
18911                                                       const SelectionDAG &DAG,
18912                                                       unsigned Depth) const {
18913   unsigned BitWidth = KnownZero.getBitWidth();
18914   unsigned Opc = Op.getOpcode();
18915   assert((Opc >= ISD::BUILTIN_OP_END ||
18916           Opc == ISD::INTRINSIC_WO_CHAIN ||
18917           Opc == ISD::INTRINSIC_W_CHAIN ||
18918           Opc == ISD::INTRINSIC_VOID) &&
18919          "Should use MaskedValueIsZero if you don't know whether Op"
18920          " is a target node!");
18921
18922   KnownZero = KnownOne = APInt(BitWidth, 0);   // Don't know anything.
18923   switch (Opc) {
18924   default: break;
18925   case X86ISD::ADD:
18926   case X86ISD::SUB:
18927   case X86ISD::ADC:
18928   case X86ISD::SBB:
18929   case X86ISD::SMUL:
18930   case X86ISD::UMUL:
18931   case X86ISD::INC:
18932   case X86ISD::DEC:
18933   case X86ISD::OR:
18934   case X86ISD::XOR:
18935   case X86ISD::AND:
18936     // These nodes' second result is a boolean.
18937     if (Op.getResNo() == 0)
18938       break;
18939     // Fallthrough
18940   case X86ISD::SETCC:
18941     KnownZero |= APInt::getHighBitsSet(BitWidth, BitWidth - 1);
18942     break;
18943   case ISD::INTRINSIC_WO_CHAIN: {
18944     unsigned IntId = cast<ConstantSDNode>(Op.getOperand(0))->getZExtValue();
18945     unsigned NumLoBits = 0;
18946     switch (IntId) {
18947     default: break;
18948     case Intrinsic::x86_sse_movmsk_ps:
18949     case Intrinsic::x86_avx_movmsk_ps_256:
18950     case Intrinsic::x86_sse2_movmsk_pd:
18951     case Intrinsic::x86_avx_movmsk_pd_256:
18952     case Intrinsic::x86_mmx_pmovmskb:
18953     case Intrinsic::x86_sse2_pmovmskb_128:
18954     case Intrinsic::x86_avx2_pmovmskb: {
18955       // High bits of movmskp{s|d}, pmovmskb are known zero.
18956       switch (IntId) {
18957         default: llvm_unreachable("Impossible intrinsic");  // Can't reach here.
18958         case Intrinsic::x86_sse_movmsk_ps:      NumLoBits = 4; break;
18959         case Intrinsic::x86_avx_movmsk_ps_256:  NumLoBits = 8; break;
18960         case Intrinsic::x86_sse2_movmsk_pd:     NumLoBits = 2; break;
18961         case Intrinsic::x86_avx_movmsk_pd_256:  NumLoBits = 4; break;
18962         case Intrinsic::x86_mmx_pmovmskb:       NumLoBits = 8; break;
18963         case Intrinsic::x86_sse2_pmovmskb_128:  NumLoBits = 16; break;
18964         case Intrinsic::x86_avx2_pmovmskb:      NumLoBits = 32; break;
18965       }
18966       KnownZero = APInt::getHighBitsSet(BitWidth, BitWidth - NumLoBits);
18967       break;
18968     }
18969     }
18970     break;
18971   }
18972   }
18973 }
18974
18975 unsigned X86TargetLowering::ComputeNumSignBitsForTargetNode(
18976   SDValue Op,
18977   const SelectionDAG &,
18978   unsigned Depth) const {
18979   // SETCC_CARRY sets the dest to ~0 for true or 0 for false.
18980   if (Op.getOpcode() == X86ISD::SETCC_CARRY)
18981     return Op.getValueType().getScalarType().getSizeInBits();
18982
18983   // Fallback case.
18984   return 1;
18985 }
18986
18987 /// isGAPlusOffset - Returns true (and the GlobalValue and the offset) if the
18988 /// node is a GlobalAddress + offset.
18989 bool X86TargetLowering::isGAPlusOffset(SDNode *N,
18990                                        const GlobalValue* &GA,
18991                                        int64_t &Offset) const {
18992   if (N->getOpcode() == X86ISD::Wrapper) {
18993     if (isa<GlobalAddressSDNode>(N->getOperand(0))) {
18994       GA = cast<GlobalAddressSDNode>(N->getOperand(0))->getGlobal();
18995       Offset = cast<GlobalAddressSDNode>(N->getOperand(0))->getOffset();
18996       return true;
18997     }
18998   }
18999   return TargetLowering::isGAPlusOffset(N, GA, Offset);
19000 }
19001
19002 /// isShuffleHigh128VectorInsertLow - Checks whether the shuffle node is the
19003 /// same as extracting the high 128-bit part of 256-bit vector and then
19004 /// inserting the result into the low part of a new 256-bit vector
19005 static bool isShuffleHigh128VectorInsertLow(ShuffleVectorSDNode *SVOp) {
19006   EVT VT = SVOp->getValueType(0);
19007   unsigned NumElems = VT.getVectorNumElements();
19008
19009   // vector_shuffle <4, 5, 6, 7, u, u, u, u> or <2, 3, u, u>
19010   for (unsigned i = 0, j = NumElems/2; i != NumElems/2; ++i, ++j)
19011     if (!isUndefOrEqual(SVOp->getMaskElt(i), j) ||
19012         SVOp->getMaskElt(j) >= 0)
19013       return false;
19014
19015   return true;
19016 }
19017
19018 /// isShuffleLow128VectorInsertHigh - Checks whether the shuffle node is the
19019 /// same as extracting the low 128-bit part of 256-bit vector and then
19020 /// inserting the result into the high part of a new 256-bit vector
19021 static bool isShuffleLow128VectorInsertHigh(ShuffleVectorSDNode *SVOp) {
19022   EVT VT = SVOp->getValueType(0);
19023   unsigned NumElems = VT.getVectorNumElements();
19024
19025   // vector_shuffle <u, u, u, u, 0, 1, 2, 3> or <u, u, 0, 1>
19026   for (unsigned i = NumElems/2, j = 0; i != NumElems; ++i, ++j)
19027     if (!isUndefOrEqual(SVOp->getMaskElt(i), j) ||
19028         SVOp->getMaskElt(j) >= 0)
19029       return false;
19030
19031   return true;
19032 }
19033
19034 /// PerformShuffleCombine256 - Performs shuffle combines for 256-bit vectors.
19035 static SDValue PerformShuffleCombine256(SDNode *N, SelectionDAG &DAG,
19036                                         TargetLowering::DAGCombinerInfo &DCI,
19037                                         const X86Subtarget* Subtarget) {
19038   SDLoc dl(N);
19039   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(N);
19040   SDValue V1 = SVOp->getOperand(0);
19041   SDValue V2 = SVOp->getOperand(1);
19042   EVT VT = SVOp->getValueType(0);
19043   unsigned NumElems = VT.getVectorNumElements();
19044
19045   if (V1.getOpcode() == ISD::CONCAT_VECTORS &&
19046       V2.getOpcode() == ISD::CONCAT_VECTORS) {
19047     //
19048     //                   0,0,0,...
19049     //                      |
19050     //    V      UNDEF    BUILD_VECTOR    UNDEF
19051     //     \      /           \           /
19052     //  CONCAT_VECTOR         CONCAT_VECTOR
19053     //         \                  /
19054     //          \                /
19055     //          RESULT: V + zero extended
19056     //
19057     if (V2.getOperand(0).getOpcode() != ISD::BUILD_VECTOR ||
19058         V2.getOperand(1).getOpcode() != ISD::UNDEF ||
19059         V1.getOperand(1).getOpcode() != ISD::UNDEF)
19060       return SDValue();
19061
19062     if (!ISD::isBuildVectorAllZeros(V2.getOperand(0).getNode()))
19063       return SDValue();
19064
19065     // To match the shuffle mask, the first half of the mask should
19066     // be exactly the first vector, and all the rest a splat with the
19067     // first element of the second one.
19068     for (unsigned i = 0; i != NumElems/2; ++i)
19069       if (!isUndefOrEqual(SVOp->getMaskElt(i), i) ||
19070           !isUndefOrEqual(SVOp->getMaskElt(i+NumElems/2), NumElems))
19071         return SDValue();
19072
19073     // If V1 is coming from a vector load then just fold to a VZEXT_LOAD.
19074     if (LoadSDNode *Ld = dyn_cast<LoadSDNode>(V1.getOperand(0))) {
19075       if (Ld->hasNUsesOfValue(1, 0)) {
19076         SDVTList Tys = DAG.getVTList(MVT::v4i64, MVT::Other);
19077         SDValue Ops[] = { Ld->getChain(), Ld->getBasePtr() };
19078         SDValue ResNode =
19079           DAG.getMemIntrinsicNode(X86ISD::VZEXT_LOAD, dl, Tys, Ops,
19080                                   Ld->getMemoryVT(),
19081                                   Ld->getPointerInfo(),
19082                                   Ld->getAlignment(),
19083                                   false/*isVolatile*/, true/*ReadMem*/,
19084                                   false/*WriteMem*/);
19085
19086         // Make sure the newly-created LOAD is in the same position as Ld in
19087         // terms of dependency. We create a TokenFactor for Ld and ResNode,
19088         // and update uses of Ld's output chain to use the TokenFactor.
19089         if (Ld->hasAnyUseOfValue(1)) {
19090           SDValue NewChain = DAG.getNode(ISD::TokenFactor, dl, MVT::Other,
19091                              SDValue(Ld, 1), SDValue(ResNode.getNode(), 1));
19092           DAG.ReplaceAllUsesOfValueWith(SDValue(Ld, 1), NewChain);
19093           DAG.UpdateNodeOperands(NewChain.getNode(), SDValue(Ld, 1),
19094                                  SDValue(ResNode.getNode(), 1));
19095         }
19096
19097         return DAG.getNode(ISD::BITCAST, dl, VT, ResNode);
19098       }
19099     }
19100
19101     // Emit a zeroed vector and insert the desired subvector on its
19102     // first half.
19103     SDValue Zeros = getZeroVector(VT, Subtarget, DAG, dl);
19104     SDValue InsV = Insert128BitVector(Zeros, V1.getOperand(0), 0, DAG, dl);
19105     return DCI.CombineTo(N, InsV);
19106   }
19107
19108   //===--------------------------------------------------------------------===//
19109   // Combine some shuffles into subvector extracts and inserts:
19110   //
19111
19112   // vector_shuffle <4, 5, 6, 7, u, u, u, u> or <2, 3, u, u>
19113   if (isShuffleHigh128VectorInsertLow(SVOp)) {
19114     SDValue V = Extract128BitVector(V1, NumElems/2, DAG, dl);
19115     SDValue InsV = Insert128BitVector(DAG.getUNDEF(VT), V, 0, DAG, dl);
19116     return DCI.CombineTo(N, InsV);
19117   }
19118
19119   // vector_shuffle <u, u, u, u, 0, 1, 2, 3> or <u, u, 0, 1>
19120   if (isShuffleLow128VectorInsertHigh(SVOp)) {
19121     SDValue V = Extract128BitVector(V1, 0, DAG, dl);
19122     SDValue InsV = Insert128BitVector(DAG.getUNDEF(VT), V, NumElems/2, DAG, dl);
19123     return DCI.CombineTo(N, InsV);
19124   }
19125
19126   return SDValue();
19127 }
19128
19129 /// \brief Combine an arbitrary chain of shuffles into a single instruction if
19130 /// possible.
19131 ///
19132 /// This is the leaf of the recursive combinine below. When we have found some
19133 /// chain of single-use x86 shuffle instructions and accumulated the combined
19134 /// shuffle mask represented by them, this will try to pattern match that mask
19135 /// into either a single instruction if there is a special purpose instruction
19136 /// for this operation, or into a PSHUFB instruction which is a fully general
19137 /// instruction but should only be used to replace chains over a certain depth.
19138 static bool combineX86ShuffleChain(SDValue Op, SDValue Root, ArrayRef<int> Mask,
19139                                    int Depth, bool HasPSHUFB, SelectionDAG &DAG,
19140                                    TargetLowering::DAGCombinerInfo &DCI,
19141                                    const X86Subtarget *Subtarget) {
19142   assert(!Mask.empty() && "Cannot combine an empty shuffle mask!");
19143
19144   // Find the operand that enters the chain. Note that multiple uses are OK
19145   // here, we're not going to remove the operand we find.
19146   SDValue Input = Op.getOperand(0);
19147   while (Input.getOpcode() == ISD::BITCAST)
19148     Input = Input.getOperand(0);
19149
19150   MVT VT = Input.getSimpleValueType();
19151   MVT RootVT = Root.getSimpleValueType();
19152   SDLoc DL(Root);
19153
19154   // Just remove no-op shuffle masks.
19155   if (Mask.size() == 1) {
19156     DCI.CombineTo(Root.getNode(), DAG.getNode(ISD::BITCAST, DL, RootVT, Input),
19157                   /*AddTo*/ true);
19158     return true;
19159   }
19160
19161   // Use the float domain if the operand type is a floating point type.
19162   bool FloatDomain = VT.isFloatingPoint();
19163
19164   // If we don't have access to VEX encodings, the generic PSHUF instructions
19165   // are preferable to some of the specialized forms despite requiring one more
19166   // byte to encode because they can implicitly copy.
19167   //
19168   // IF we *do* have VEX encodings, than we can use shorter, more specific
19169   // shuffle instructions freely as they can copy due to the extra register
19170   // operand.
19171   if (Subtarget->hasAVX()) {
19172     // We have both floating point and integer variants of shuffles that dup
19173     // either the low or high half of the vector.
19174     if (Mask.equals(0, 0) || Mask.equals(1, 1)) {
19175       bool Lo = Mask.equals(0, 0);
19176       unsigned Shuffle = FloatDomain ? (Lo ? X86ISD::MOVLHPS : X86ISD::MOVHLPS)
19177                                      : (Lo ? X86ISD::UNPCKL : X86ISD::UNPCKH);
19178       if (Depth == 1 && Root->getOpcode() == Shuffle)
19179         return false; // Nothing to do!
19180       MVT ShuffleVT = FloatDomain ? MVT::v4f32 : MVT::v2i64;
19181       Op = DAG.getNode(ISD::BITCAST, DL, ShuffleVT, Input);
19182       DCI.AddToWorklist(Op.getNode());
19183       Op = DAG.getNode(Shuffle, DL, ShuffleVT, Op, Op);
19184       DCI.AddToWorklist(Op.getNode());
19185       DCI.CombineTo(Root.getNode(), DAG.getNode(ISD::BITCAST, DL, RootVT, Op),
19186                     /*AddTo*/ true);
19187       return true;
19188     }
19189
19190     // FIXME: We should match UNPCKLPS and UNPCKHPS here.
19191
19192     // For the integer domain we have specialized instructions for duplicating
19193     // any element size from the low or high half.
19194     if (!FloatDomain &&
19195         (Mask.equals(0, 0, 1, 1) || Mask.equals(2, 2, 3, 3) ||
19196          Mask.equals(0, 0, 1, 1, 2, 2, 3, 3) ||
19197          Mask.equals(4, 4, 5, 5, 6, 6, 7, 7) ||
19198          Mask.equals(0, 0, 1, 1, 2, 2, 3, 3, 4, 4, 5, 5, 6, 6, 7, 7) ||
19199          Mask.equals(8, 8, 9, 9, 10, 10, 11, 11, 12, 12, 13, 13, 14, 14, 15,
19200                      15))) {
19201       bool Lo = Mask[0] == 0;
19202       unsigned Shuffle = Lo ? X86ISD::UNPCKL : X86ISD::UNPCKH;
19203       if (Depth == 1 && Root->getOpcode() == Shuffle)
19204         return false; // Nothing to do!
19205       MVT ShuffleVT;
19206       switch (Mask.size()) {
19207       case 4: ShuffleVT = MVT::v4i32; break;
19208       case 8: ShuffleVT = MVT::v8i16; break;
19209       case 16: ShuffleVT = MVT::v16i8; break;
19210       };
19211       Op = DAG.getNode(ISD::BITCAST, DL, ShuffleVT, Input);
19212       DCI.AddToWorklist(Op.getNode());
19213       Op = DAG.getNode(Shuffle, DL, ShuffleVT, Op, Op);
19214       DCI.AddToWorklist(Op.getNode());
19215       DCI.CombineTo(Root.getNode(), DAG.getNode(ISD::BITCAST, DL, RootVT, Op),
19216                     /*AddTo*/ true);
19217       return true;
19218     }
19219   }
19220
19221   // Don't try to re-form single instruction chains under any circumstances now
19222   // that we've done encoding canonicalization for them.
19223   if (Depth < 2)
19224     return false;
19225
19226   // If we have 3 or more shuffle instructions or a chain involving PSHUFB, we
19227   // can replace them with a single PSHUFB instruction profitably. Intel's
19228   // manuals suggest only using PSHUFB if doing so replacing 5 instructions, but
19229   // in practice PSHUFB tends to be *very* fast so we're more aggressive.
19230   if ((Depth >= 3 || HasPSHUFB) && Subtarget->hasSSSE3()) {
19231     SmallVector<SDValue, 16> PSHUFBMask;
19232     assert(Mask.size() <= 16 && "Can't shuffle elements smaller than bytes!");
19233     int Ratio = 16 / Mask.size();
19234     for (unsigned i = 0; i < 16; ++i) {
19235       int M = Ratio * Mask[i / Ratio] + i % Ratio;
19236       PSHUFBMask.push_back(DAG.getConstant(M, MVT::i8));
19237     }
19238     Op = DAG.getNode(ISD::BITCAST, DL, MVT::v16i8, Input);
19239     DCI.AddToWorklist(Op.getNode());
19240     SDValue PSHUFBMaskOp =
19241         DAG.getNode(ISD::BUILD_VECTOR, DL, MVT::v16i8, PSHUFBMask);
19242     DCI.AddToWorklist(PSHUFBMaskOp.getNode());
19243     Op = DAG.getNode(X86ISD::PSHUFB, DL, MVT::v16i8, Op, PSHUFBMaskOp);
19244     DCI.AddToWorklist(Op.getNode());
19245     DCI.CombineTo(Root.getNode(), DAG.getNode(ISD::BITCAST, DL, RootVT, Op),
19246                   /*AddTo*/ true);
19247     return true;
19248   }
19249
19250   // Failed to find any combines.
19251   return false;
19252 }
19253
19254 /// \brief Fully generic combining of x86 shuffle instructions.
19255 ///
19256 /// This should be the last combine run over the x86 shuffle instructions. Once
19257 /// they have been fully optimized, this will recursively consider all chains
19258 /// of single-use shuffle instructions, build a generic model of the cumulative
19259 /// shuffle operation, and check for simpler instructions which implement this
19260 /// operation. We use this primarily for two purposes:
19261 ///
19262 /// 1) Collapse generic shuffles to specialized single instructions when
19263 ///    equivalent. In most cases, this is just an encoding size win, but
19264 ///    sometimes we will collapse multiple generic shuffles into a single
19265 ///    special-purpose shuffle.
19266 /// 2) Look for sequences of shuffle instructions with 3 or more total
19267 ///    instructions, and replace them with the slightly more expensive SSSE3
19268 ///    PSHUFB instruction if available. We do this as the last combining step
19269 ///    to ensure we avoid using PSHUFB if we can implement the shuffle with
19270 ///    a suitable short sequence of other instructions. The PHUFB will either
19271 ///    use a register or have to read from memory and so is slightly (but only
19272 ///    slightly) more expensive than the other shuffle instructions.
19273 ///
19274 /// Because this is inherently a quadratic operation (for each shuffle in
19275 /// a chain, we recurse up the chain), the depth is limited to 8 instructions.
19276 /// This should never be an issue in practice as the shuffle lowering doesn't
19277 /// produce sequences of more than 8 instructions.
19278 ///
19279 /// FIXME: We will currently miss some cases where the redundant shuffling
19280 /// would simplify under the threshold for PSHUFB formation because of
19281 /// combine-ordering. To fix this, we should do the redundant instruction
19282 /// combining in this recursive walk.
19283 static bool combineX86ShufflesRecursively(SDValue Op, SDValue Root,
19284                                           ArrayRef<int> IncomingMask, int Depth,
19285                                           bool HasPSHUFB, SelectionDAG &DAG,
19286                                           TargetLowering::DAGCombinerInfo &DCI,
19287                                           const X86Subtarget *Subtarget) {
19288   // Bound the depth of our recursive combine because this is ultimately
19289   // quadratic in nature.
19290   if (Depth > 8)
19291     return false;
19292
19293   // Directly rip through bitcasts to find the underlying operand.
19294   while (Op.getOpcode() == ISD::BITCAST && Op.getOperand(0).hasOneUse())
19295     Op = Op.getOperand(0);
19296
19297   MVT VT = Op.getSimpleValueType();
19298   if (!VT.isVector())
19299     return false; // Bail if we hit a non-vector.
19300   // FIXME: This routine should be taught about 256-bit shuffles, or a 256-bit
19301   // version should be added.
19302   if (VT.getSizeInBits() != 128)
19303     return false;
19304
19305   assert(Root.getSimpleValueType().isVector() &&
19306          "Shuffles operate on vector types!");
19307   assert(VT.getSizeInBits() == Root.getSimpleValueType().getSizeInBits() &&
19308          "Can only combine shuffles of the same vector register size.");
19309
19310   if (!isTargetShuffle(Op.getOpcode()))
19311     return false;
19312   SmallVector<int, 16> OpMask;
19313   bool IsUnary;
19314   bool HaveMask = getTargetShuffleMask(Op.getNode(), VT, OpMask, IsUnary);
19315   // We only can combine unary shuffles which we can decode the mask for.
19316   if (!HaveMask || !IsUnary)
19317     return false;
19318
19319   assert(VT.getVectorNumElements() == OpMask.size() &&
19320          "Different mask size from vector size!");
19321
19322   SmallVector<int, 16> Mask;
19323   Mask.reserve(std::max(OpMask.size(), IncomingMask.size()));
19324
19325   // Merge this shuffle operation's mask into our accumulated mask. This is
19326   // a bit tricky as the shuffle may have a different size from the root.
19327   if (OpMask.size() == IncomingMask.size()) {
19328     for (int M : IncomingMask)
19329       Mask.push_back(OpMask[M]);
19330   } else if (OpMask.size() < IncomingMask.size()) {
19331     assert(IncomingMask.size() % OpMask.size() == 0 &&
19332            "The smaller number of elements must divide the larger.");
19333     int Ratio = IncomingMask.size() / OpMask.size();
19334     for (int M : IncomingMask)
19335       Mask.push_back(Ratio * OpMask[M / Ratio] + M % Ratio);
19336   } else {
19337     assert(OpMask.size() > IncomingMask.size() && "All other cases handled!");
19338     assert(OpMask.size() % IncomingMask.size() == 0 &&
19339            "The smaller number of elements must divide the larger.");
19340     int Ratio = OpMask.size() / IncomingMask.size();
19341     for (int i = 0, e = OpMask.size(); i < e; ++i)
19342       Mask.push_back(OpMask[Ratio * IncomingMask[i / Ratio] + i % Ratio]);
19343   }
19344
19345   // See if we can recurse into the operand to combine more things.
19346   switch (Op.getOpcode()) {
19347     case X86ISD::PSHUFB:
19348       HasPSHUFB = true;
19349     case X86ISD::PSHUFD:
19350     case X86ISD::PSHUFHW:
19351     case X86ISD::PSHUFLW:
19352       if (Op.getOperand(0).hasOneUse() &&
19353           combineX86ShufflesRecursively(Op.getOperand(0), Root, Mask, Depth + 1,
19354                                         HasPSHUFB, DAG, DCI, Subtarget))
19355         return true;
19356       break;
19357
19358     case X86ISD::UNPCKL:
19359     case X86ISD::UNPCKH:
19360       assert(Op.getOperand(0) == Op.getOperand(1) && "We only combine unary shuffles!");
19361       // We can't check for single use, we have to check that this shuffle is the only user.
19362       if (Op->isOnlyUserOf(Op.getOperand(0).getNode()) &&
19363           combineX86ShufflesRecursively(Op.getOperand(0), Root, Mask, Depth + 1,
19364                                         HasPSHUFB, DAG, DCI, Subtarget))
19365           return true;
19366       break;
19367   }
19368
19369   // Minor canonicalization of the accumulated shuffle mask to make it easier
19370   // to match below. All this does is detect masks with squential pairs of
19371   // elements, and shrink them to the half-width mask. It does this in a loop
19372   // so it will reduce the size of the mask to the minimal width mask which
19373   // performs an equivalent shuffle.
19374   while (Mask.size() > 1) {
19375     SmallVector<int, 16> NewMask;
19376     for (int i = 0, e = Mask.size()/2; i < e; ++i) {
19377       if (Mask[2*i] % 2 != 0 || Mask[2*i] != Mask[2*i + 1] + 1) {
19378         NewMask.clear();
19379         break;
19380       }
19381       NewMask.push_back(Mask[2*i] / 2);
19382     }
19383     if (NewMask.empty())
19384       break;
19385     Mask.swap(NewMask);
19386   }
19387
19388   return combineX86ShuffleChain(Op, Root, Mask, Depth, HasPSHUFB, DAG, DCI,
19389                                 Subtarget);
19390 }
19391
19392 /// \brief Get the PSHUF-style mask from PSHUF node.
19393 ///
19394 /// This is a very minor wrapper around getTargetShuffleMask to easy forming v4
19395 /// PSHUF-style masks that can be reused with such instructions.
19396 static SmallVector<int, 4> getPSHUFShuffleMask(SDValue N) {
19397   SmallVector<int, 4> Mask;
19398   bool IsUnary;
19399   bool HaveMask = getTargetShuffleMask(N.getNode(), N.getSimpleValueType(), Mask, IsUnary);
19400   (void)HaveMask;
19401   assert(HaveMask);
19402
19403   switch (N.getOpcode()) {
19404   case X86ISD::PSHUFD:
19405     return Mask;
19406   case X86ISD::PSHUFLW:
19407     Mask.resize(4);
19408     return Mask;
19409   case X86ISD::PSHUFHW:
19410     Mask.erase(Mask.begin(), Mask.begin() + 4);
19411     for (int &M : Mask)
19412       M -= 4;
19413     return Mask;
19414   default:
19415     llvm_unreachable("No valid shuffle instruction found!");
19416   }
19417 }
19418
19419 /// \brief Search for a combinable shuffle across a chain ending in pshufd.
19420 ///
19421 /// We walk up the chain and look for a combinable shuffle, skipping over
19422 /// shuffles that we could hoist this shuffle's transformation past without
19423 /// altering anything.
19424 static bool combineRedundantDWordShuffle(SDValue N, MutableArrayRef<int> Mask,
19425                                          SelectionDAG &DAG,
19426                                          TargetLowering::DAGCombinerInfo &DCI) {
19427   assert(N.getOpcode() == X86ISD::PSHUFD &&
19428          "Called with something other than an x86 128-bit half shuffle!");
19429   SDLoc DL(N);
19430
19431   // Walk up a single-use chain looking for a combinable shuffle.
19432   SDValue V = N.getOperand(0);
19433   for (; V.hasOneUse(); V = V.getOperand(0)) {
19434     switch (V.getOpcode()) {
19435     default:
19436       return false; // Nothing combined!
19437
19438     case ISD::BITCAST:
19439       // Skip bitcasts as we always know the type for the target specific
19440       // instructions.
19441       continue;
19442
19443     case X86ISD::PSHUFD:
19444       // Found another dword shuffle.
19445       break;
19446
19447     case X86ISD::PSHUFLW:
19448       // Check that the low words (being shuffled) are the identity in the
19449       // dword shuffle, and the high words are self-contained.
19450       if (Mask[0] != 0 || Mask[1] != 1 ||
19451           !(Mask[2] >= 2 && Mask[2] < 4 && Mask[3] >= 2 && Mask[3] < 4))
19452         return false;
19453
19454       continue;
19455
19456     case X86ISD::PSHUFHW:
19457       // Check that the high words (being shuffled) are the identity in the
19458       // dword shuffle, and the low words are self-contained.
19459       if (Mask[2] != 2 || Mask[3] != 3 ||
19460           !(Mask[0] >= 0 && Mask[0] < 2 && Mask[1] >= 0 && Mask[1] < 2))
19461         return false;
19462
19463       continue;
19464
19465     case X86ISD::UNPCKL:
19466     case X86ISD::UNPCKH:
19467       // For either i8 -> i16 or i16 -> i32 unpacks, we can combine a dword
19468       // shuffle into a preceding word shuffle.
19469       if (V.getValueType() != MVT::v16i8 && V.getValueType() != MVT::v8i16)
19470         return false;
19471
19472       // Search for a half-shuffle which we can combine with.
19473       unsigned CombineOp =
19474           V.getOpcode() == X86ISD::UNPCKL ? X86ISD::PSHUFLW : X86ISD::PSHUFHW;
19475       if (V.getOperand(0) != V.getOperand(1) ||
19476           !V->isOnlyUserOf(V.getOperand(0).getNode()))
19477         return false;
19478       V = V.getOperand(0);
19479       do {
19480         switch (V.getOpcode()) {
19481         default:
19482           return false; // Nothing to combine.
19483
19484         case X86ISD::PSHUFLW:
19485         case X86ISD::PSHUFHW:
19486           if (V.getOpcode() == CombineOp)
19487             break;
19488
19489           // Fallthrough!
19490         case ISD::BITCAST:
19491           V = V.getOperand(0);
19492           continue;
19493         }
19494         break;
19495       } while (V.hasOneUse());
19496       break;
19497     }
19498     // Break out of the loop if we break out of the switch.
19499     break;
19500   }
19501
19502   if (!V.hasOneUse())
19503     // We fell out of the loop without finding a viable combining instruction.
19504     return false;
19505
19506   // Record the old value to use in RAUW-ing.
19507   SDValue Old = V;
19508
19509   // Merge this node's mask and our incoming mask.
19510   SmallVector<int, 4> VMask = getPSHUFShuffleMask(V);
19511   for (int &M : Mask)
19512     M = VMask[M];
19513   V = DAG.getNode(V.getOpcode(), DL, V.getValueType(), V.getOperand(0),
19514                   getV4X86ShuffleImm8ForMask(Mask, DAG));
19515
19516   // It is possible that one of the combinable shuffles was completely absorbed
19517   // by the other, just replace it and revisit all users in that case.
19518   if (Old.getNode() == V.getNode()) {
19519     DCI.CombineTo(N.getNode(), N.getOperand(0), /*AddTo=*/true);
19520     return true;
19521   }
19522
19523   // Replace N with its operand as we're going to combine that shuffle away.
19524   DAG.ReplaceAllUsesWith(N, N.getOperand(0));
19525
19526   // Replace the combinable shuffle with the combined one, updating all users
19527   // so that we re-evaluate the chain here.
19528   DCI.CombineTo(Old.getNode(), V, /*AddTo*/ true);
19529   return true;
19530 }
19531
19532 /// \brief Search for a combinable shuffle across a chain ending in pshuflw or pshufhw.
19533 ///
19534 /// We walk up the chain, skipping shuffles of the other half and looking
19535 /// through shuffles which switch halves trying to find a shuffle of the same
19536 /// pair of dwords.
19537 static bool combineRedundantHalfShuffle(SDValue N, MutableArrayRef<int> Mask,
19538                                         SelectionDAG &DAG,
19539                                         TargetLowering::DAGCombinerInfo &DCI) {
19540   assert(
19541       (N.getOpcode() == X86ISD::PSHUFLW || N.getOpcode() == X86ISD::PSHUFHW) &&
19542       "Called with something other than an x86 128-bit half shuffle!");
19543   SDLoc DL(N);
19544   unsigned CombineOpcode = N.getOpcode();
19545
19546   // Walk up a single-use chain looking for a combinable shuffle.
19547   SDValue V = N.getOperand(0);
19548   for (; V.hasOneUse(); V = V.getOperand(0)) {
19549     switch (V.getOpcode()) {
19550     default:
19551       return false; // Nothing combined!
19552
19553     case ISD::BITCAST:
19554       // Skip bitcasts as we always know the type for the target specific
19555       // instructions.
19556       continue;
19557
19558     case X86ISD::PSHUFLW:
19559     case X86ISD::PSHUFHW:
19560       if (V.getOpcode() == CombineOpcode)
19561         break;
19562
19563       // Other-half shuffles are no-ops.
19564       continue;
19565     }
19566     // Break out of the loop if we break out of the switch.
19567     break;
19568   }
19569
19570   if (!V.hasOneUse())
19571     // We fell out of the loop without finding a viable combining instruction.
19572     return false;
19573
19574   // Combine away the bottom node as its shuffle will be accumulated into
19575   // a preceding shuffle.
19576   DCI.CombineTo(N.getNode(), N.getOperand(0), /*AddTo*/ true);
19577
19578   // Record the old value.
19579   SDValue Old = V;
19580
19581   // Merge this node's mask and our incoming mask (adjusted to account for all
19582   // the pshufd instructions encountered).
19583   SmallVector<int, 4> VMask = getPSHUFShuffleMask(V);
19584   for (int &M : Mask)
19585     M = VMask[M];
19586   V = DAG.getNode(V.getOpcode(), DL, MVT::v8i16, V.getOperand(0),
19587                   getV4X86ShuffleImm8ForMask(Mask, DAG));
19588
19589   // Check that the shuffles didn't cancel each other out. If not, we need to
19590   // combine to the new one.
19591   if (Old != V)
19592     // Replace the combinable shuffle with the combined one, updating all users
19593     // so that we re-evaluate the chain here.
19594     DCI.CombineTo(Old.getNode(), V, /*AddTo*/ true);
19595
19596   return true;
19597 }
19598
19599 /// \brief Try to combine x86 target specific shuffles.
19600 static SDValue PerformTargetShuffleCombine(SDValue N, SelectionDAG &DAG,
19601                                            TargetLowering::DAGCombinerInfo &DCI,
19602                                            const X86Subtarget *Subtarget) {
19603   SDLoc DL(N);
19604   MVT VT = N.getSimpleValueType();
19605   SmallVector<int, 4> Mask;
19606
19607   switch (N.getOpcode()) {
19608   case X86ISD::PSHUFD:
19609   case X86ISD::PSHUFLW:
19610   case X86ISD::PSHUFHW:
19611     Mask = getPSHUFShuffleMask(N);
19612     assert(Mask.size() == 4);
19613     break;
19614   default:
19615     return SDValue();
19616   }
19617
19618   // Nuke no-op shuffles that show up after combining.
19619   if (isNoopShuffleMask(Mask))
19620     return DCI.CombineTo(N.getNode(), N.getOperand(0), /*AddTo*/ true);
19621
19622   // Look for simplifications involving one or two shuffle instructions.
19623   SDValue V = N.getOperand(0);
19624   switch (N.getOpcode()) {
19625   default:
19626     break;
19627   case X86ISD::PSHUFLW:
19628   case X86ISD::PSHUFHW:
19629     assert(VT == MVT::v8i16);
19630     (void)VT;
19631
19632     if (combineRedundantHalfShuffle(N, Mask, DAG, DCI))
19633       return SDValue(); // We combined away this shuffle, so we're done.
19634
19635     // See if this reduces to a PSHUFD which is no more expensive and can
19636     // combine with more operations.
19637     if (canWidenShuffleElements(Mask)) {
19638       int DMask[] = {-1, -1, -1, -1};
19639       int DOffset = N.getOpcode() == X86ISD::PSHUFLW ? 0 : 2;
19640       DMask[DOffset + 0] = DOffset + Mask[0] / 2;
19641       DMask[DOffset + 1] = DOffset + Mask[2] / 2;
19642       V = DAG.getNode(ISD::BITCAST, DL, MVT::v4i32, V);
19643       DCI.AddToWorklist(V.getNode());
19644       V = DAG.getNode(X86ISD::PSHUFD, DL, MVT::v4i32, V,
19645                       getV4X86ShuffleImm8ForMask(DMask, DAG));
19646       DCI.AddToWorklist(V.getNode());
19647       return DAG.getNode(ISD::BITCAST, DL, MVT::v8i16, V);
19648     }
19649
19650     // Look for shuffle patterns which can be implemented as a single unpack.
19651     // FIXME: This doesn't handle the location of the PSHUFD generically, and
19652     // only works when we have a PSHUFD followed by two half-shuffles.
19653     if (Mask[0] == Mask[1] && Mask[2] == Mask[3] &&
19654         (V.getOpcode() == X86ISD::PSHUFLW ||
19655          V.getOpcode() == X86ISD::PSHUFHW) &&
19656         V.getOpcode() != N.getOpcode() &&
19657         V.hasOneUse()) {
19658       SDValue D = V.getOperand(0);
19659       while (D.getOpcode() == ISD::BITCAST && D.hasOneUse())
19660         D = D.getOperand(0);
19661       if (D.getOpcode() == X86ISD::PSHUFD && D.hasOneUse()) {
19662         SmallVector<int, 4> VMask = getPSHUFShuffleMask(V);
19663         SmallVector<int, 4> DMask = getPSHUFShuffleMask(D);
19664         int NOffset = N.getOpcode() == X86ISD::PSHUFLW ? 0 : 4;
19665         int VOffset = V.getOpcode() == X86ISD::PSHUFLW ? 0 : 4;
19666         int WordMask[8];
19667         for (int i = 0; i < 4; ++i) {
19668           WordMask[i + NOffset] = Mask[i] + NOffset;
19669           WordMask[i + VOffset] = VMask[i] + VOffset;
19670         }
19671         // Map the word mask through the DWord mask.
19672         int MappedMask[8];
19673         for (int i = 0; i < 8; ++i)
19674           MappedMask[i] = 2 * DMask[WordMask[i] / 2] + WordMask[i] % 2;
19675         const int UnpackLoMask[] = {0, 0, 1, 1, 2, 2, 3, 3};
19676         const int UnpackHiMask[] = {4, 4, 5, 5, 6, 6, 7, 7};
19677         if (std::equal(std::begin(MappedMask), std::end(MappedMask),
19678                        std::begin(UnpackLoMask)) ||
19679             std::equal(std::begin(MappedMask), std::end(MappedMask),
19680                        std::begin(UnpackHiMask))) {
19681           // We can replace all three shuffles with an unpack.
19682           V = DAG.getNode(ISD::BITCAST, DL, MVT::v8i16, D.getOperand(0));
19683           DCI.AddToWorklist(V.getNode());
19684           return DAG.getNode(MappedMask[0] == 0 ? X86ISD::UNPCKL
19685                                                 : X86ISD::UNPCKH,
19686                              DL, MVT::v8i16, V, V);
19687         }
19688       }
19689     }
19690
19691     break;
19692
19693   case X86ISD::PSHUFD:
19694     if (combineRedundantDWordShuffle(N, Mask, DAG, DCI))
19695       return SDValue(); // We combined away this shuffle.
19696
19697     break;
19698   }
19699
19700   return SDValue();
19701 }
19702
19703 /// PerformShuffleCombine - Performs several different shuffle combines.
19704 static SDValue PerformShuffleCombine(SDNode *N, SelectionDAG &DAG,
19705                                      TargetLowering::DAGCombinerInfo &DCI,
19706                                      const X86Subtarget *Subtarget) {
19707   SDLoc dl(N);
19708   SDValue N0 = N->getOperand(0);
19709   SDValue N1 = N->getOperand(1);
19710   EVT VT = N->getValueType(0);
19711
19712   // Don't create instructions with illegal types after legalize types has run.
19713   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
19714   if (!DCI.isBeforeLegalize() && !TLI.isTypeLegal(VT.getVectorElementType()))
19715     return SDValue();
19716
19717   // Combine 256-bit vector shuffles. This is only profitable when in AVX mode
19718   if (Subtarget->hasFp256() && VT.is256BitVector() &&
19719       N->getOpcode() == ISD::VECTOR_SHUFFLE)
19720     return PerformShuffleCombine256(N, DAG, DCI, Subtarget);
19721
19722   // During Type Legalization, when promoting illegal vector types,
19723   // the backend might introduce new shuffle dag nodes and bitcasts.
19724   //
19725   // This code performs the following transformation:
19726   // fold: (shuffle (bitcast (BINOP A, B)), Undef, <Mask>) ->
19727   //       (shuffle (BINOP (bitcast A), (bitcast B)), Undef, <Mask>)
19728   //
19729   // We do this only if both the bitcast and the BINOP dag nodes have
19730   // one use. Also, perform this transformation only if the new binary
19731   // operation is legal. This is to avoid introducing dag nodes that
19732   // potentially need to be further expanded (or custom lowered) into a
19733   // less optimal sequence of dag nodes.
19734   if (!DCI.isBeforeLegalize() && DCI.isBeforeLegalizeOps() &&
19735       N1.getOpcode() == ISD::UNDEF && N0.hasOneUse() &&
19736       N0.getOpcode() == ISD::BITCAST) {
19737     SDValue BC0 = N0.getOperand(0);
19738     EVT SVT = BC0.getValueType();
19739     unsigned Opcode = BC0.getOpcode();
19740     unsigned NumElts = VT.getVectorNumElements();
19741     
19742     if (BC0.hasOneUse() && SVT.isVector() &&
19743         SVT.getVectorNumElements() * 2 == NumElts &&
19744         TLI.isOperationLegal(Opcode, VT)) {
19745       bool CanFold = false;
19746       switch (Opcode) {
19747       default : break;
19748       case ISD::ADD :
19749       case ISD::FADD :
19750       case ISD::SUB :
19751       case ISD::FSUB :
19752       case ISD::MUL :
19753       case ISD::FMUL :
19754         CanFold = true;
19755       }
19756
19757       unsigned SVTNumElts = SVT.getVectorNumElements();
19758       ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(N);
19759       for (unsigned i = 0, e = SVTNumElts; i != e && CanFold; ++i)
19760         CanFold = SVOp->getMaskElt(i) == (int)(i * 2);
19761       for (unsigned i = SVTNumElts, e = NumElts; i != e && CanFold; ++i)
19762         CanFold = SVOp->getMaskElt(i) < 0;
19763
19764       if (CanFold) {
19765         SDValue BC00 = DAG.getNode(ISD::BITCAST, dl, VT, BC0.getOperand(0));
19766         SDValue BC01 = DAG.getNode(ISD::BITCAST, dl, VT, BC0.getOperand(1));
19767         SDValue NewBinOp = DAG.getNode(BC0.getOpcode(), dl, VT, BC00, BC01);
19768         return DAG.getVectorShuffle(VT, dl, NewBinOp, N1, &SVOp->getMask()[0]);
19769       }
19770     }
19771   }
19772
19773   // Only handle 128 wide vector from here on.
19774   if (!VT.is128BitVector())
19775     return SDValue();
19776
19777   // Combine a vector_shuffle that is equal to build_vector load1, load2, load3,
19778   // load4, <0, 1, 2, 3> into a 128-bit load if the load addresses are
19779   // consecutive, non-overlapping, and in the right order.
19780   SmallVector<SDValue, 16> Elts;
19781   for (unsigned i = 0, e = VT.getVectorNumElements(); i != e; ++i)
19782     Elts.push_back(getShuffleScalarElt(N, i, DAG, 0));
19783
19784   SDValue LD = EltsFromConsecutiveLoads(VT, Elts, dl, DAG, true);
19785   if (LD.getNode())
19786     return LD;
19787
19788   if (isTargetShuffle(N->getOpcode())) {
19789     SDValue Shuffle =
19790         PerformTargetShuffleCombine(SDValue(N, 0), DAG, DCI, Subtarget);
19791     if (Shuffle.getNode())
19792       return Shuffle;
19793
19794     // Try recursively combining arbitrary sequences of x86 shuffle
19795     // instructions into higher-order shuffles. We do this after combining
19796     // specific PSHUF instruction sequences into their minimal form so that we
19797     // can evaluate how many specialized shuffle instructions are involved in
19798     // a particular chain.
19799     SmallVector<int, 1> NonceMask; // Just a placeholder.
19800     NonceMask.push_back(0);
19801     if (combineX86ShufflesRecursively(SDValue(N, 0), SDValue(N, 0), NonceMask,
19802                                       /*Depth*/ 1, /*HasPSHUFB*/ false, DAG,
19803                                       DCI, Subtarget))
19804       return SDValue(); // This routine will use CombineTo to replace N.
19805   }
19806
19807   return SDValue();
19808 }
19809
19810 /// PerformTruncateCombine - Converts truncate operation to
19811 /// a sequence of vector shuffle operations.
19812 /// It is possible when we truncate 256-bit vector to 128-bit vector
19813 static SDValue PerformTruncateCombine(SDNode *N, SelectionDAG &DAG,
19814                                       TargetLowering::DAGCombinerInfo &DCI,
19815                                       const X86Subtarget *Subtarget)  {
19816   return SDValue();
19817 }
19818
19819 /// XFormVExtractWithShuffleIntoLoad - Check if a vector extract from a target
19820 /// specific shuffle of a load can be folded into a single element load.
19821 /// Similar handling for VECTOR_SHUFFLE is performed by DAGCombiner, but
19822 /// shuffles have been customed lowered so we need to handle those here.
19823 static SDValue XFormVExtractWithShuffleIntoLoad(SDNode *N, SelectionDAG &DAG,
19824                                          TargetLowering::DAGCombinerInfo &DCI) {
19825   if (DCI.isBeforeLegalizeOps())
19826     return SDValue();
19827
19828   SDValue InVec = N->getOperand(0);
19829   SDValue EltNo = N->getOperand(1);
19830
19831   if (!isa<ConstantSDNode>(EltNo))
19832     return SDValue();
19833
19834   EVT VT = InVec.getValueType();
19835
19836   bool HasShuffleIntoBitcast = false;
19837   if (InVec.getOpcode() == ISD::BITCAST) {
19838     // Don't duplicate a load with other uses.
19839     if (!InVec.hasOneUse())
19840       return SDValue();
19841     EVT BCVT = InVec.getOperand(0).getValueType();
19842     if (BCVT.getVectorNumElements() != VT.getVectorNumElements())
19843       return SDValue();
19844     InVec = InVec.getOperand(0);
19845     HasShuffleIntoBitcast = true;
19846   }
19847
19848   if (!isTargetShuffle(InVec.getOpcode()))
19849     return SDValue();
19850
19851   // Don't duplicate a load with other uses.
19852   if (!InVec.hasOneUse())
19853     return SDValue();
19854
19855   SmallVector<int, 16> ShuffleMask;
19856   bool UnaryShuffle;
19857   if (!getTargetShuffleMask(InVec.getNode(), VT.getSimpleVT(), ShuffleMask,
19858                             UnaryShuffle))
19859     return SDValue();
19860
19861   // Select the input vector, guarding against out of range extract vector.
19862   unsigned NumElems = VT.getVectorNumElements();
19863   int Elt = cast<ConstantSDNode>(EltNo)->getZExtValue();
19864   int Idx = (Elt > (int)NumElems) ? -1 : ShuffleMask[Elt];
19865   SDValue LdNode = (Idx < (int)NumElems) ? InVec.getOperand(0)
19866                                          : InVec.getOperand(1);
19867
19868   // If inputs to shuffle are the same for both ops, then allow 2 uses
19869   unsigned AllowedUses = InVec.getOperand(0) == InVec.getOperand(1) ? 2 : 1;
19870
19871   if (LdNode.getOpcode() == ISD::BITCAST) {
19872     // Don't duplicate a load with other uses.
19873     if (!LdNode.getNode()->hasNUsesOfValue(AllowedUses, 0))
19874       return SDValue();
19875
19876     AllowedUses = 1; // only allow 1 load use if we have a bitcast
19877     LdNode = LdNode.getOperand(0);
19878   }
19879
19880   if (!ISD::isNormalLoad(LdNode.getNode()))
19881     return SDValue();
19882
19883   LoadSDNode *LN0 = cast<LoadSDNode>(LdNode);
19884
19885   if (!LN0 ||!LN0->hasNUsesOfValue(AllowedUses, 0) || LN0->isVolatile())
19886     return SDValue();
19887
19888   if (HasShuffleIntoBitcast) {
19889     // If there's a bitcast before the shuffle, check if the load type and
19890     // alignment is valid.
19891     unsigned Align = LN0->getAlignment();
19892     const TargetLowering &TLI = DAG.getTargetLoweringInfo();
19893     unsigned NewAlign = TLI.getDataLayout()->
19894       getABITypeAlignment(VT.getTypeForEVT(*DAG.getContext()));
19895
19896     if (NewAlign > Align || !TLI.isOperationLegalOrCustom(ISD::LOAD, VT))
19897       return SDValue();
19898   }
19899
19900   // All checks match so transform back to vector_shuffle so that DAG combiner
19901   // can finish the job
19902   SDLoc dl(N);
19903
19904   // Create shuffle node taking into account the case that its a unary shuffle
19905   SDValue Shuffle = (UnaryShuffle) ? DAG.getUNDEF(VT) : InVec.getOperand(1);
19906   Shuffle = DAG.getVectorShuffle(InVec.getValueType(), dl,
19907                                  InVec.getOperand(0), Shuffle,
19908                                  &ShuffleMask[0]);
19909   Shuffle = DAG.getNode(ISD::BITCAST, dl, VT, Shuffle);
19910   return DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, N->getValueType(0), Shuffle,
19911                      EltNo);
19912 }
19913
19914 /// PerformEXTRACT_VECTOR_ELTCombine - Detect vector gather/scatter index
19915 /// generation and convert it from being a bunch of shuffles and extracts
19916 /// to a simple store and scalar loads to extract the elements.
19917 static SDValue PerformEXTRACT_VECTOR_ELTCombine(SDNode *N, SelectionDAG &DAG,
19918                                          TargetLowering::DAGCombinerInfo &DCI) {
19919   SDValue NewOp = XFormVExtractWithShuffleIntoLoad(N, DAG, DCI);
19920   if (NewOp.getNode())
19921     return NewOp;
19922
19923   SDValue InputVector = N->getOperand(0);
19924
19925   // Detect whether we are trying to convert from mmx to i32 and the bitcast
19926   // from mmx to v2i32 has a single usage.
19927   if (InputVector.getNode()->getOpcode() == llvm::ISD::BITCAST &&
19928       InputVector.getNode()->getOperand(0).getValueType() == MVT::x86mmx &&
19929       InputVector.hasOneUse() && N->getValueType(0) == MVT::i32)
19930     return DAG.getNode(X86ISD::MMX_MOVD2W, SDLoc(InputVector),
19931                        N->getValueType(0),
19932                        InputVector.getNode()->getOperand(0));
19933
19934   // Only operate on vectors of 4 elements, where the alternative shuffling
19935   // gets to be more expensive.
19936   if (InputVector.getValueType() != MVT::v4i32)
19937     return SDValue();
19938
19939   // Check whether every use of InputVector is an EXTRACT_VECTOR_ELT with a
19940   // single use which is a sign-extend or zero-extend, and all elements are
19941   // used.
19942   SmallVector<SDNode *, 4> Uses;
19943   unsigned ExtractedElements = 0;
19944   for (SDNode::use_iterator UI = InputVector.getNode()->use_begin(),
19945        UE = InputVector.getNode()->use_end(); UI != UE; ++UI) {
19946     if (UI.getUse().getResNo() != InputVector.getResNo())
19947       return SDValue();
19948
19949     SDNode *Extract = *UI;
19950     if (Extract->getOpcode() != ISD::EXTRACT_VECTOR_ELT)
19951       return SDValue();
19952
19953     if (Extract->getValueType(0) != MVT::i32)
19954       return SDValue();
19955     if (!Extract->hasOneUse())
19956       return SDValue();
19957     if (Extract->use_begin()->getOpcode() != ISD::SIGN_EXTEND &&
19958         Extract->use_begin()->getOpcode() != ISD::ZERO_EXTEND)
19959       return SDValue();
19960     if (!isa<ConstantSDNode>(Extract->getOperand(1)))
19961       return SDValue();
19962
19963     // Record which element was extracted.
19964     ExtractedElements |=
19965       1 << cast<ConstantSDNode>(Extract->getOperand(1))->getZExtValue();
19966
19967     Uses.push_back(Extract);
19968   }
19969
19970   // If not all the elements were used, this may not be worthwhile.
19971   if (ExtractedElements != 15)
19972     return SDValue();
19973
19974   // Ok, we've now decided to do the transformation.
19975   SDLoc dl(InputVector);
19976
19977   // Store the value to a temporary stack slot.
19978   SDValue StackPtr = DAG.CreateStackTemporary(InputVector.getValueType());
19979   SDValue Ch = DAG.getStore(DAG.getEntryNode(), dl, InputVector, StackPtr,
19980                             MachinePointerInfo(), false, false, 0);
19981
19982   // Replace each use (extract) with a load of the appropriate element.
19983   for (SmallVectorImpl<SDNode *>::iterator UI = Uses.begin(),
19984        UE = Uses.end(); UI != UE; ++UI) {
19985     SDNode *Extract = *UI;
19986
19987     // cOMpute the element's address.
19988     SDValue Idx = Extract->getOperand(1);
19989     unsigned EltSize =
19990         InputVector.getValueType().getVectorElementType().getSizeInBits()/8;
19991     uint64_t Offset = EltSize * cast<ConstantSDNode>(Idx)->getZExtValue();
19992     const TargetLowering &TLI = DAG.getTargetLoweringInfo();
19993     SDValue OffsetVal = DAG.getConstant(Offset, TLI.getPointerTy());
19994
19995     SDValue ScalarAddr = DAG.getNode(ISD::ADD, dl, TLI.getPointerTy(),
19996                                      StackPtr, OffsetVal);
19997
19998     // Load the scalar.
19999     SDValue LoadScalar = DAG.getLoad(Extract->getValueType(0), dl, Ch,
20000                                      ScalarAddr, MachinePointerInfo(),
20001                                      false, false, false, 0);
20002
20003     // Replace the exact with the load.
20004     DAG.ReplaceAllUsesOfValueWith(SDValue(Extract, 0), LoadScalar);
20005   }
20006
20007   // The replacement was made in place; don't return anything.
20008   return SDValue();
20009 }
20010
20011 /// \brief Matches a VSELECT onto min/max or return 0 if the node doesn't match.
20012 static std::pair<unsigned, bool>
20013 matchIntegerMINMAX(SDValue Cond, EVT VT, SDValue LHS, SDValue RHS,
20014                    SelectionDAG &DAG, const X86Subtarget *Subtarget) {
20015   if (!VT.isVector())
20016     return std::make_pair(0, false);
20017
20018   bool NeedSplit = false;
20019   switch (VT.getSimpleVT().SimpleTy) {
20020   default: return std::make_pair(0, false);
20021   case MVT::v32i8:
20022   case MVT::v16i16:
20023   case MVT::v8i32:
20024     if (!Subtarget->hasAVX2())
20025       NeedSplit = true;
20026     if (!Subtarget->hasAVX())
20027       return std::make_pair(0, false);
20028     break;
20029   case MVT::v16i8:
20030   case MVT::v8i16:
20031   case MVT::v4i32:
20032     if (!Subtarget->hasSSE2())
20033       return std::make_pair(0, false);
20034   }
20035
20036   // SSE2 has only a small subset of the operations.
20037   bool hasUnsigned = Subtarget->hasSSE41() ||
20038                      (Subtarget->hasSSE2() && VT == MVT::v16i8);
20039   bool hasSigned = Subtarget->hasSSE41() ||
20040                    (Subtarget->hasSSE2() && VT == MVT::v8i16);
20041
20042   ISD::CondCode CC = cast<CondCodeSDNode>(Cond.getOperand(2))->get();
20043
20044   unsigned Opc = 0;
20045   // Check for x CC y ? x : y.
20046   if (DAG.isEqualTo(LHS, Cond.getOperand(0)) &&
20047       DAG.isEqualTo(RHS, Cond.getOperand(1))) {
20048     switch (CC) {
20049     default: break;
20050     case ISD::SETULT:
20051     case ISD::SETULE:
20052       Opc = hasUnsigned ? X86ISD::UMIN : 0; break;
20053     case ISD::SETUGT:
20054     case ISD::SETUGE:
20055       Opc = hasUnsigned ? X86ISD::UMAX : 0; break;
20056     case ISD::SETLT:
20057     case ISD::SETLE:
20058       Opc = hasSigned ? X86ISD::SMIN : 0; break;
20059     case ISD::SETGT:
20060     case ISD::SETGE:
20061       Opc = hasSigned ? X86ISD::SMAX : 0; break;
20062     }
20063   // Check for x CC y ? y : x -- a min/max with reversed arms.
20064   } else if (DAG.isEqualTo(LHS, Cond.getOperand(1)) &&
20065              DAG.isEqualTo(RHS, Cond.getOperand(0))) {
20066     switch (CC) {
20067     default: break;
20068     case ISD::SETULT:
20069     case ISD::SETULE:
20070       Opc = hasUnsigned ? X86ISD::UMAX : 0; break;
20071     case ISD::SETUGT:
20072     case ISD::SETUGE:
20073       Opc = hasUnsigned ? X86ISD::UMIN : 0; break;
20074     case ISD::SETLT:
20075     case ISD::SETLE:
20076       Opc = hasSigned ? X86ISD::SMAX : 0; break;
20077     case ISD::SETGT:
20078     case ISD::SETGE:
20079       Opc = hasSigned ? X86ISD::SMIN : 0; break;
20080     }
20081   }
20082
20083   return std::make_pair(Opc, NeedSplit);
20084 }
20085
20086 static SDValue
20087 TransformVSELECTtoBlendVECTOR_SHUFFLE(SDNode *N, SelectionDAG &DAG,
20088                                       const X86Subtarget *Subtarget) {
20089   SDLoc dl(N);
20090   SDValue Cond = N->getOperand(0);
20091   SDValue LHS = N->getOperand(1);
20092   SDValue RHS = N->getOperand(2);
20093
20094   if (Cond.getOpcode() == ISD::SIGN_EXTEND) {
20095     SDValue CondSrc = Cond->getOperand(0);
20096     if (CondSrc->getOpcode() == ISD::SIGN_EXTEND_INREG)
20097       Cond = CondSrc->getOperand(0);
20098   }
20099
20100   MVT VT = N->getSimpleValueType(0);
20101   MVT EltVT = VT.getVectorElementType();
20102   unsigned NumElems = VT.getVectorNumElements();
20103   // There is no blend with immediate in AVX-512.
20104   if (VT.is512BitVector())
20105     return SDValue();
20106
20107   if (!Subtarget->hasSSE41() || EltVT == MVT::i8)
20108     return SDValue();
20109   if (!Subtarget->hasInt256() && VT == MVT::v16i16)
20110     return SDValue();
20111
20112   if (!ISD::isBuildVectorOfConstantSDNodes(Cond.getNode()))
20113     return SDValue();
20114
20115   unsigned MaskValue = 0;
20116   if (!BUILD_VECTORtoBlendMask(cast<BuildVectorSDNode>(Cond), MaskValue))
20117     return SDValue();
20118
20119   SmallVector<int, 8> ShuffleMask(NumElems, -1);
20120   for (unsigned i = 0; i < NumElems; ++i) {
20121     // Be sure we emit undef where we can.
20122     if (Cond.getOperand(i)->getOpcode() == ISD::UNDEF)
20123       ShuffleMask[i] = -1;
20124     else
20125       ShuffleMask[i] = i + NumElems * ((MaskValue >> i) & 1);
20126   }
20127
20128   return DAG.getVectorShuffle(VT, dl, LHS, RHS, &ShuffleMask[0]);
20129 }
20130
20131 /// PerformSELECTCombine - Do target-specific dag combines on SELECT and VSELECT
20132 /// nodes.
20133 static SDValue PerformSELECTCombine(SDNode *N, SelectionDAG &DAG,
20134                                     TargetLowering::DAGCombinerInfo &DCI,
20135                                     const X86Subtarget *Subtarget) {
20136   SDLoc DL(N);
20137   SDValue Cond = N->getOperand(0);
20138   // Get the LHS/RHS of the select.
20139   SDValue LHS = N->getOperand(1);
20140   SDValue RHS = N->getOperand(2);
20141   EVT VT = LHS.getValueType();
20142   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
20143
20144   // If we have SSE[12] support, try to form min/max nodes. SSE min/max
20145   // instructions match the semantics of the common C idiom x<y?x:y but not
20146   // x<=y?x:y, because of how they handle negative zero (which can be
20147   // ignored in unsafe-math mode).
20148   if (Cond.getOpcode() == ISD::SETCC && VT.isFloatingPoint() &&
20149       VT != MVT::f80 && TLI.isTypeLegal(VT) &&
20150       (Subtarget->hasSSE2() ||
20151        (Subtarget->hasSSE1() && VT.getScalarType() == MVT::f32))) {
20152     ISD::CondCode CC = cast<CondCodeSDNode>(Cond.getOperand(2))->get();
20153
20154     unsigned Opcode = 0;
20155     // Check for x CC y ? x : y.
20156     if (DAG.isEqualTo(LHS, Cond.getOperand(0)) &&
20157         DAG.isEqualTo(RHS, Cond.getOperand(1))) {
20158       switch (CC) {
20159       default: break;
20160       case ISD::SETULT:
20161         // Converting this to a min would handle NaNs incorrectly, and swapping
20162         // the operands would cause it to handle comparisons between positive
20163         // and negative zero incorrectly.
20164         if (!DAG.isKnownNeverNaN(LHS) || !DAG.isKnownNeverNaN(RHS)) {
20165           if (!DAG.getTarget().Options.UnsafeFPMath &&
20166               !(DAG.isKnownNeverZero(LHS) || DAG.isKnownNeverZero(RHS)))
20167             break;
20168           std::swap(LHS, RHS);
20169         }
20170         Opcode = X86ISD::FMIN;
20171         break;
20172       case ISD::SETOLE:
20173         // Converting this to a min would handle comparisons between positive
20174         // and negative zero incorrectly.
20175         if (!DAG.getTarget().Options.UnsafeFPMath &&
20176             !DAG.isKnownNeverZero(LHS) && !DAG.isKnownNeverZero(RHS))
20177           break;
20178         Opcode = X86ISD::FMIN;
20179         break;
20180       case ISD::SETULE:
20181         // Converting this to a min would handle both negative zeros and NaNs
20182         // incorrectly, but we can swap the operands to fix both.
20183         std::swap(LHS, RHS);
20184       case ISD::SETOLT:
20185       case ISD::SETLT:
20186       case ISD::SETLE:
20187         Opcode = X86ISD::FMIN;
20188         break;
20189
20190       case ISD::SETOGE:
20191         // Converting this to a max would handle comparisons between positive
20192         // and negative zero incorrectly.
20193         if (!DAG.getTarget().Options.UnsafeFPMath &&
20194             !DAG.isKnownNeverZero(LHS) && !DAG.isKnownNeverZero(RHS))
20195           break;
20196         Opcode = X86ISD::FMAX;
20197         break;
20198       case ISD::SETUGT:
20199         // Converting this to a max would handle NaNs incorrectly, and swapping
20200         // the operands would cause it to handle comparisons between positive
20201         // and negative zero incorrectly.
20202         if (!DAG.isKnownNeverNaN(LHS) || !DAG.isKnownNeverNaN(RHS)) {
20203           if (!DAG.getTarget().Options.UnsafeFPMath &&
20204               !(DAG.isKnownNeverZero(LHS) || DAG.isKnownNeverZero(RHS)))
20205             break;
20206           std::swap(LHS, RHS);
20207         }
20208         Opcode = X86ISD::FMAX;
20209         break;
20210       case ISD::SETUGE:
20211         // Converting this to a max would handle both negative zeros and NaNs
20212         // incorrectly, but we can swap the operands to fix both.
20213         std::swap(LHS, RHS);
20214       case ISD::SETOGT:
20215       case ISD::SETGT:
20216       case ISD::SETGE:
20217         Opcode = X86ISD::FMAX;
20218         break;
20219       }
20220     // Check for x CC y ? y : x -- a min/max with reversed arms.
20221     } else if (DAG.isEqualTo(LHS, Cond.getOperand(1)) &&
20222                DAG.isEqualTo(RHS, Cond.getOperand(0))) {
20223       switch (CC) {
20224       default: break;
20225       case ISD::SETOGE:
20226         // Converting this to a min would handle comparisons between positive
20227         // and negative zero incorrectly, and swapping the operands would
20228         // cause it to handle NaNs incorrectly.
20229         if (!DAG.getTarget().Options.UnsafeFPMath &&
20230             !(DAG.isKnownNeverZero(LHS) || DAG.isKnownNeverZero(RHS))) {
20231           if (!DAG.isKnownNeverNaN(LHS) || !DAG.isKnownNeverNaN(RHS))
20232             break;
20233           std::swap(LHS, RHS);
20234         }
20235         Opcode = X86ISD::FMIN;
20236         break;
20237       case ISD::SETUGT:
20238         // Converting this to a min would handle NaNs incorrectly.
20239         if (!DAG.getTarget().Options.UnsafeFPMath &&
20240             (!DAG.isKnownNeverNaN(LHS) || !DAG.isKnownNeverNaN(RHS)))
20241           break;
20242         Opcode = X86ISD::FMIN;
20243         break;
20244       case ISD::SETUGE:
20245         // Converting this to a min would handle both negative zeros and NaNs
20246         // incorrectly, but we can swap the operands to fix both.
20247         std::swap(LHS, RHS);
20248       case ISD::SETOGT:
20249       case ISD::SETGT:
20250       case ISD::SETGE:
20251         Opcode = X86ISD::FMIN;
20252         break;
20253
20254       case ISD::SETULT:
20255         // Converting this to a max would handle NaNs incorrectly.
20256         if (!DAG.isKnownNeverNaN(LHS) || !DAG.isKnownNeverNaN(RHS))
20257           break;
20258         Opcode = X86ISD::FMAX;
20259         break;
20260       case ISD::SETOLE:
20261         // Converting this to a max would handle comparisons between positive
20262         // and negative zero incorrectly, and swapping the operands would
20263         // cause it to handle NaNs incorrectly.
20264         if (!DAG.getTarget().Options.UnsafeFPMath &&
20265             !DAG.isKnownNeverZero(LHS) && !DAG.isKnownNeverZero(RHS)) {
20266           if (!DAG.isKnownNeverNaN(LHS) || !DAG.isKnownNeverNaN(RHS))
20267             break;
20268           std::swap(LHS, RHS);
20269         }
20270         Opcode = X86ISD::FMAX;
20271         break;
20272       case ISD::SETULE:
20273         // Converting this to a max would handle both negative zeros and NaNs
20274         // incorrectly, but we can swap the operands to fix both.
20275         std::swap(LHS, RHS);
20276       case ISD::SETOLT:
20277       case ISD::SETLT:
20278       case ISD::SETLE:
20279         Opcode = X86ISD::FMAX;
20280         break;
20281       }
20282     }
20283
20284     if (Opcode)
20285       return DAG.getNode(Opcode, DL, N->getValueType(0), LHS, RHS);
20286   }
20287
20288   EVT CondVT = Cond.getValueType();
20289   if (Subtarget->hasAVX512() && VT.isVector() && CondVT.isVector() &&
20290       CondVT.getVectorElementType() == MVT::i1) {
20291     // v16i8 (select v16i1, v16i8, v16i8) does not have a proper
20292     // lowering on AVX-512. In this case we convert it to
20293     // v16i8 (select v16i8, v16i8, v16i8) and use AVX instruction.
20294     // The same situation for all 128 and 256-bit vectors of i8 and i16
20295     EVT OpVT = LHS.getValueType();
20296     if ((OpVT.is128BitVector() || OpVT.is256BitVector()) &&
20297         (OpVT.getVectorElementType() == MVT::i8 ||
20298          OpVT.getVectorElementType() == MVT::i16)) {
20299       Cond = DAG.getNode(ISD::SIGN_EXTEND, DL, OpVT, Cond);
20300       DCI.AddToWorklist(Cond.getNode());
20301       return DAG.getNode(N->getOpcode(), DL, OpVT, Cond, LHS, RHS);
20302     }
20303   }
20304   // If this is a select between two integer constants, try to do some
20305   // optimizations.
20306   if (ConstantSDNode *TrueC = dyn_cast<ConstantSDNode>(LHS)) {
20307     if (ConstantSDNode *FalseC = dyn_cast<ConstantSDNode>(RHS))
20308       // Don't do this for crazy integer types.
20309       if (DAG.getTargetLoweringInfo().isTypeLegal(LHS.getValueType())) {
20310         // If this is efficiently invertible, canonicalize the LHSC/RHSC values
20311         // so that TrueC (the true value) is larger than FalseC.
20312         bool NeedsCondInvert = false;
20313
20314         if (TrueC->getAPIntValue().ult(FalseC->getAPIntValue()) &&
20315             // Efficiently invertible.
20316             (Cond.getOpcode() == ISD::SETCC ||  // setcc -> invertible.
20317              (Cond.getOpcode() == ISD::XOR &&   // xor(X, C) -> invertible.
20318               isa<ConstantSDNode>(Cond.getOperand(1))))) {
20319           NeedsCondInvert = true;
20320           std::swap(TrueC, FalseC);
20321         }
20322
20323         // Optimize C ? 8 : 0 -> zext(C) << 3.  Likewise for any pow2/0.
20324         if (FalseC->getAPIntValue() == 0 &&
20325             TrueC->getAPIntValue().isPowerOf2()) {
20326           if (NeedsCondInvert) // Invert the condition if needed.
20327             Cond = DAG.getNode(ISD::XOR, DL, Cond.getValueType(), Cond,
20328                                DAG.getConstant(1, Cond.getValueType()));
20329
20330           // Zero extend the condition if needed.
20331           Cond = DAG.getNode(ISD::ZERO_EXTEND, DL, LHS.getValueType(), Cond);
20332
20333           unsigned ShAmt = TrueC->getAPIntValue().logBase2();
20334           return DAG.getNode(ISD::SHL, DL, LHS.getValueType(), Cond,
20335                              DAG.getConstant(ShAmt, MVT::i8));
20336         }
20337
20338         // Optimize Cond ? cst+1 : cst -> zext(setcc(C)+cst.
20339         if (FalseC->getAPIntValue()+1 == TrueC->getAPIntValue()) {
20340           if (NeedsCondInvert) // Invert the condition if needed.
20341             Cond = DAG.getNode(ISD::XOR, DL, Cond.getValueType(), Cond,
20342                                DAG.getConstant(1, Cond.getValueType()));
20343
20344           // Zero extend the condition if needed.
20345           Cond = DAG.getNode(ISD::ZERO_EXTEND, DL,
20346                              FalseC->getValueType(0), Cond);
20347           return DAG.getNode(ISD::ADD, DL, Cond.getValueType(), Cond,
20348                              SDValue(FalseC, 0));
20349         }
20350
20351         // Optimize cases that will turn into an LEA instruction.  This requires
20352         // an i32 or i64 and an efficient multiplier (1, 2, 3, 4, 5, 8, 9).
20353         if (N->getValueType(0) == MVT::i32 || N->getValueType(0) == MVT::i64) {
20354           uint64_t Diff = TrueC->getZExtValue()-FalseC->getZExtValue();
20355           if (N->getValueType(0) == MVT::i32) Diff = (unsigned)Diff;
20356
20357           bool isFastMultiplier = false;
20358           if (Diff < 10) {
20359             switch ((unsigned char)Diff) {
20360               default: break;
20361               case 1:  // result = add base, cond
20362               case 2:  // result = lea base(    , cond*2)
20363               case 3:  // result = lea base(cond, cond*2)
20364               case 4:  // result = lea base(    , cond*4)
20365               case 5:  // result = lea base(cond, cond*4)
20366               case 8:  // result = lea base(    , cond*8)
20367               case 9:  // result = lea base(cond, cond*8)
20368                 isFastMultiplier = true;
20369                 break;
20370             }
20371           }
20372
20373           if (isFastMultiplier) {
20374             APInt Diff = TrueC->getAPIntValue()-FalseC->getAPIntValue();
20375             if (NeedsCondInvert) // Invert the condition if needed.
20376               Cond = DAG.getNode(ISD::XOR, DL, Cond.getValueType(), Cond,
20377                                  DAG.getConstant(1, Cond.getValueType()));
20378
20379             // Zero extend the condition if needed.
20380             Cond = DAG.getNode(ISD::ZERO_EXTEND, DL, FalseC->getValueType(0),
20381                                Cond);
20382             // Scale the condition by the difference.
20383             if (Diff != 1)
20384               Cond = DAG.getNode(ISD::MUL, DL, Cond.getValueType(), Cond,
20385                                  DAG.getConstant(Diff, Cond.getValueType()));
20386
20387             // Add the base if non-zero.
20388             if (FalseC->getAPIntValue() != 0)
20389               Cond = DAG.getNode(ISD::ADD, DL, Cond.getValueType(), Cond,
20390                                  SDValue(FalseC, 0));
20391             return Cond;
20392           }
20393         }
20394       }
20395   }
20396
20397   // Canonicalize max and min:
20398   // (x > y) ? x : y -> (x >= y) ? x : y
20399   // (x < y) ? x : y -> (x <= y) ? x : y
20400   // This allows use of COND_S / COND_NS (see TranslateX86CC) which eliminates
20401   // the need for an extra compare
20402   // against zero. e.g.
20403   // (x - y) > 0 : (x - y) ? 0 -> (x - y) >= 0 : (x - y) ? 0
20404   // subl   %esi, %edi
20405   // testl  %edi, %edi
20406   // movl   $0, %eax
20407   // cmovgl %edi, %eax
20408   // =>
20409   // xorl   %eax, %eax
20410   // subl   %esi, $edi
20411   // cmovsl %eax, %edi
20412   if (N->getOpcode() == ISD::SELECT && Cond.getOpcode() == ISD::SETCC &&
20413       DAG.isEqualTo(LHS, Cond.getOperand(0)) &&
20414       DAG.isEqualTo(RHS, Cond.getOperand(1))) {
20415     ISD::CondCode CC = cast<CondCodeSDNode>(Cond.getOperand(2))->get();
20416     switch (CC) {
20417     default: break;
20418     case ISD::SETLT:
20419     case ISD::SETGT: {
20420       ISD::CondCode NewCC = (CC == ISD::SETLT) ? ISD::SETLE : ISD::SETGE;
20421       Cond = DAG.getSetCC(SDLoc(Cond), Cond.getValueType(),
20422                           Cond.getOperand(0), Cond.getOperand(1), NewCC);
20423       return DAG.getNode(ISD::SELECT, DL, VT, Cond, LHS, RHS);
20424     }
20425     }
20426   }
20427
20428   // Early exit check
20429   if (!TLI.isTypeLegal(VT))
20430     return SDValue();
20431
20432   // Match VSELECTs into subs with unsigned saturation.
20433   if (N->getOpcode() == ISD::VSELECT && Cond.getOpcode() == ISD::SETCC &&
20434       // psubus is available in SSE2 and AVX2 for i8 and i16 vectors.
20435       ((Subtarget->hasSSE2() && (VT == MVT::v16i8 || VT == MVT::v8i16)) ||
20436        (Subtarget->hasAVX2() && (VT == MVT::v32i8 || VT == MVT::v16i16)))) {
20437     ISD::CondCode CC = cast<CondCodeSDNode>(Cond.getOperand(2))->get();
20438
20439     // Check if one of the arms of the VSELECT is a zero vector. If it's on the
20440     // left side invert the predicate to simplify logic below.
20441     SDValue Other;
20442     if (ISD::isBuildVectorAllZeros(LHS.getNode())) {
20443       Other = RHS;
20444       CC = ISD::getSetCCInverse(CC, true);
20445     } else if (ISD::isBuildVectorAllZeros(RHS.getNode())) {
20446       Other = LHS;
20447     }
20448
20449     if (Other.getNode() && Other->getNumOperands() == 2 &&
20450         DAG.isEqualTo(Other->getOperand(0), Cond.getOperand(0))) {
20451       SDValue OpLHS = Other->getOperand(0), OpRHS = Other->getOperand(1);
20452       SDValue CondRHS = Cond->getOperand(1);
20453
20454       // Look for a general sub with unsigned saturation first.
20455       // x >= y ? x-y : 0 --> subus x, y
20456       // x >  y ? x-y : 0 --> subus x, y
20457       if ((CC == ISD::SETUGE || CC == ISD::SETUGT) &&
20458           Other->getOpcode() == ISD::SUB && DAG.isEqualTo(OpRHS, CondRHS))
20459         return DAG.getNode(X86ISD::SUBUS, DL, VT, OpLHS, OpRHS);
20460
20461       if (auto *OpRHSBV = dyn_cast<BuildVectorSDNode>(OpRHS))
20462         if (auto *OpRHSConst = OpRHSBV->getConstantSplatNode()) {
20463           if (auto *CondRHSBV = dyn_cast<BuildVectorSDNode>(CondRHS))
20464             if (auto *CondRHSConst = CondRHSBV->getConstantSplatNode())
20465               // If the RHS is a constant we have to reverse the const
20466               // canonicalization.
20467               // x > C-1 ? x+-C : 0 --> subus x, C
20468               if (CC == ISD::SETUGT && Other->getOpcode() == ISD::ADD &&
20469                   CondRHSConst->getAPIntValue() ==
20470                       (-OpRHSConst->getAPIntValue() - 1))
20471                 return DAG.getNode(
20472                     X86ISD::SUBUS, DL, VT, OpLHS,
20473                     DAG.getConstant(-OpRHSConst->getAPIntValue(), VT));
20474
20475           // Another special case: If C was a sign bit, the sub has been
20476           // canonicalized into a xor.
20477           // FIXME: Would it be better to use computeKnownBits to determine
20478           //        whether it's safe to decanonicalize the xor?
20479           // x s< 0 ? x^C : 0 --> subus x, C
20480           if (CC == ISD::SETLT && Other->getOpcode() == ISD::XOR &&
20481               ISD::isBuildVectorAllZeros(CondRHS.getNode()) &&
20482               OpRHSConst->getAPIntValue().isSignBit())
20483             // Note that we have to rebuild the RHS constant here to ensure we
20484             // don't rely on particular values of undef lanes.
20485             return DAG.getNode(
20486                 X86ISD::SUBUS, DL, VT, OpLHS,
20487                 DAG.getConstant(OpRHSConst->getAPIntValue(), VT));
20488         }
20489     }
20490   }
20491
20492   // Try to match a min/max vector operation.
20493   if (N->getOpcode() == ISD::VSELECT && Cond.getOpcode() == ISD::SETCC) {
20494     std::pair<unsigned, bool> ret = matchIntegerMINMAX(Cond, VT, LHS, RHS, DAG, Subtarget);
20495     unsigned Opc = ret.first;
20496     bool NeedSplit = ret.second;
20497
20498     if (Opc && NeedSplit) {
20499       unsigned NumElems = VT.getVectorNumElements();
20500       // Extract the LHS vectors
20501       SDValue LHS1 = Extract128BitVector(LHS, 0, DAG, DL);
20502       SDValue LHS2 = Extract128BitVector(LHS, NumElems/2, DAG, DL);
20503
20504       // Extract the RHS vectors
20505       SDValue RHS1 = Extract128BitVector(RHS, 0, DAG, DL);
20506       SDValue RHS2 = Extract128BitVector(RHS, NumElems/2, DAG, DL);
20507
20508       // Create min/max for each subvector
20509       LHS = DAG.getNode(Opc, DL, LHS1.getValueType(), LHS1, RHS1);
20510       RHS = DAG.getNode(Opc, DL, LHS2.getValueType(), LHS2, RHS2);
20511
20512       // Merge the result
20513       return DAG.getNode(ISD::CONCAT_VECTORS, DL, VT, LHS, RHS);
20514     } else if (Opc)
20515       return DAG.getNode(Opc, DL, VT, LHS, RHS);
20516   }
20517
20518   // Simplify vector selection if the selector will be produced by CMPP*/PCMP*.
20519   if (N->getOpcode() == ISD::VSELECT && Cond.getOpcode() == ISD::SETCC &&
20520       // Check if SETCC has already been promoted
20521       TLI.getSetCCResultType(*DAG.getContext(), VT) == CondVT &&
20522       // Check that condition value type matches vselect operand type
20523       CondVT == VT) { 
20524
20525     assert(Cond.getValueType().isVector() &&
20526            "vector select expects a vector selector!");
20527
20528     bool TValIsAllOnes = ISD::isBuildVectorAllOnes(LHS.getNode());
20529     bool FValIsAllZeros = ISD::isBuildVectorAllZeros(RHS.getNode());
20530
20531     if (!TValIsAllOnes && !FValIsAllZeros) {
20532       // Try invert the condition if true value is not all 1s and false value
20533       // is not all 0s.
20534       bool TValIsAllZeros = ISD::isBuildVectorAllZeros(LHS.getNode());
20535       bool FValIsAllOnes = ISD::isBuildVectorAllOnes(RHS.getNode());
20536
20537       if (TValIsAllZeros || FValIsAllOnes) {
20538         SDValue CC = Cond.getOperand(2);
20539         ISD::CondCode NewCC =
20540           ISD::getSetCCInverse(cast<CondCodeSDNode>(CC)->get(),
20541                                Cond.getOperand(0).getValueType().isInteger());
20542         Cond = DAG.getSetCC(DL, CondVT, Cond.getOperand(0), Cond.getOperand(1), NewCC);
20543         std::swap(LHS, RHS);
20544         TValIsAllOnes = FValIsAllOnes;
20545         FValIsAllZeros = TValIsAllZeros;
20546       }
20547     }
20548
20549     if (TValIsAllOnes || FValIsAllZeros) {
20550       SDValue Ret;
20551
20552       if (TValIsAllOnes && FValIsAllZeros)
20553         Ret = Cond;
20554       else if (TValIsAllOnes)
20555         Ret = DAG.getNode(ISD::OR, DL, CondVT, Cond,
20556                           DAG.getNode(ISD::BITCAST, DL, CondVT, RHS));
20557       else if (FValIsAllZeros)
20558         Ret = DAG.getNode(ISD::AND, DL, CondVT, Cond,
20559                           DAG.getNode(ISD::BITCAST, DL, CondVT, LHS));
20560
20561       return DAG.getNode(ISD::BITCAST, DL, VT, Ret);
20562     }
20563   }
20564
20565   // Try to fold this VSELECT into a MOVSS/MOVSD
20566   if (N->getOpcode() == ISD::VSELECT &&
20567       Cond.getOpcode() == ISD::BUILD_VECTOR && !DCI.isBeforeLegalize()) {
20568     if (VT == MVT::v4i32 || VT == MVT::v4f32 ||
20569         (Subtarget->hasSSE2() && (VT == MVT::v2i64 || VT == MVT::v2f64))) {
20570       bool CanFold = false;
20571       unsigned NumElems = Cond.getNumOperands();
20572       SDValue A = LHS;
20573       SDValue B = RHS;
20574       
20575       if (isZero(Cond.getOperand(0))) {
20576         CanFold = true;
20577
20578         // fold (vselect <0,-1,-1,-1>, A, B) -> (movss A, B)
20579         // fold (vselect <0,-1> -> (movsd A, B)
20580         for (unsigned i = 1, e = NumElems; i != e && CanFold; ++i)
20581           CanFold = isAllOnes(Cond.getOperand(i));
20582       } else if (isAllOnes(Cond.getOperand(0))) {
20583         CanFold = true;
20584         std::swap(A, B);
20585
20586         // fold (vselect <-1,0,0,0>, A, B) -> (movss B, A)
20587         // fold (vselect <-1,0> -> (movsd B, A)
20588         for (unsigned i = 1, e = NumElems; i != e && CanFold; ++i)
20589           CanFold = isZero(Cond.getOperand(i));
20590       }
20591
20592       if (CanFold) {
20593         if (VT == MVT::v4i32 || VT == MVT::v4f32)
20594           return getTargetShuffleNode(X86ISD::MOVSS, DL, VT, A, B, DAG);
20595         return getTargetShuffleNode(X86ISD::MOVSD, DL, VT, A, B, DAG);
20596       }
20597
20598       if (Subtarget->hasSSE2() && (VT == MVT::v4i32 || VT == MVT::v4f32)) {
20599         // fold (v4i32: vselect <0,0,-1,-1>, A, B) ->
20600         //      (v4i32 (bitcast (movsd (v2i64 (bitcast A)),
20601         //                             (v2i64 (bitcast B)))))
20602         //
20603         // fold (v4f32: vselect <0,0,-1,-1>, A, B) ->
20604         //      (v4f32 (bitcast (movsd (v2f64 (bitcast A)),
20605         //                             (v2f64 (bitcast B)))))
20606         //
20607         // fold (v4i32: vselect <-1,-1,0,0>, A, B) ->
20608         //      (v4i32 (bitcast (movsd (v2i64 (bitcast B)),
20609         //                             (v2i64 (bitcast A)))))
20610         //
20611         // fold (v4f32: vselect <-1,-1,0,0>, A, B) ->
20612         //      (v4f32 (bitcast (movsd (v2f64 (bitcast B)),
20613         //                             (v2f64 (bitcast A)))))
20614
20615         CanFold = (isZero(Cond.getOperand(0)) &&
20616                    isZero(Cond.getOperand(1)) &&
20617                    isAllOnes(Cond.getOperand(2)) &&
20618                    isAllOnes(Cond.getOperand(3)));
20619
20620         if (!CanFold && isAllOnes(Cond.getOperand(0)) &&
20621             isAllOnes(Cond.getOperand(1)) &&
20622             isZero(Cond.getOperand(2)) &&
20623             isZero(Cond.getOperand(3))) {
20624           CanFold = true;
20625           std::swap(LHS, RHS);
20626         }
20627
20628         if (CanFold) {
20629           EVT NVT = (VT == MVT::v4i32) ? MVT::v2i64 : MVT::v2f64;
20630           SDValue NewA = DAG.getNode(ISD::BITCAST, DL, NVT, LHS);
20631           SDValue NewB = DAG.getNode(ISD::BITCAST, DL, NVT, RHS);
20632           SDValue Select = getTargetShuffleNode(X86ISD::MOVSD, DL, NVT, NewA,
20633                                                 NewB, DAG);
20634           return DAG.getNode(ISD::BITCAST, DL, VT, Select);
20635         }
20636       }
20637     }
20638   }
20639
20640   // If we know that this node is legal then we know that it is going to be
20641   // matched by one of the SSE/AVX BLEND instructions. These instructions only
20642   // depend on the highest bit in each word. Try to use SimplifyDemandedBits
20643   // to simplify previous instructions.
20644   if (N->getOpcode() == ISD::VSELECT && DCI.isBeforeLegalizeOps() &&
20645       !DCI.isBeforeLegalize() &&
20646       // We explicitly check against v8i16 and v16i16 because, although
20647       // they're marked as Custom, they might only be legal when Cond is a
20648       // build_vector of constants. This will be taken care in a later
20649       // condition.
20650       (TLI.isOperationLegalOrCustom(ISD::VSELECT, VT) && VT != MVT::v16i16 &&
20651        VT != MVT::v8i16)) {
20652     unsigned BitWidth = Cond.getValueType().getScalarType().getSizeInBits();
20653
20654     // Don't optimize vector selects that map to mask-registers.
20655     if (BitWidth == 1)
20656       return SDValue();
20657
20658     // Check all uses of that condition operand to check whether it will be
20659     // consumed by non-BLEND instructions, which may depend on all bits are set
20660     // properly.
20661     for (SDNode::use_iterator I = Cond->use_begin(),
20662                               E = Cond->use_end(); I != E; ++I)
20663       if (I->getOpcode() != ISD::VSELECT)
20664         // TODO: Add other opcodes eventually lowered into BLEND.
20665         return SDValue();
20666
20667     assert(BitWidth >= 8 && BitWidth <= 64 && "Invalid mask size");
20668     APInt DemandedMask = APInt::getHighBitsSet(BitWidth, 1);
20669
20670     APInt KnownZero, KnownOne;
20671     TargetLowering::TargetLoweringOpt TLO(DAG, DCI.isBeforeLegalize(),
20672                                           DCI.isBeforeLegalizeOps());
20673     if (TLO.ShrinkDemandedConstant(Cond, DemandedMask) ||
20674         TLI.SimplifyDemandedBits(Cond, DemandedMask, KnownZero, KnownOne, TLO))
20675       DCI.CommitTargetLoweringOpt(TLO);
20676   }
20677
20678   // We should generate an X86ISD::BLENDI from a vselect if its argument
20679   // is a sign_extend_inreg of an any_extend of a BUILD_VECTOR of
20680   // constants. This specific pattern gets generated when we split a
20681   // selector for a 512 bit vector in a machine without AVX512 (but with
20682   // 256-bit vectors), during legalization:
20683   //
20684   // (vselect (sign_extend (any_extend (BUILD_VECTOR)) i1) LHS RHS)
20685   //
20686   // Iff we find this pattern and the build_vectors are built from
20687   // constants, we translate the vselect into a shuffle_vector that we
20688   // know will be matched by LowerVECTOR_SHUFFLEtoBlend.
20689   if (N->getOpcode() == ISD::VSELECT && !DCI.isBeforeLegalize()) {
20690     SDValue Shuffle = TransformVSELECTtoBlendVECTOR_SHUFFLE(N, DAG, Subtarget);
20691     if (Shuffle.getNode())
20692       return Shuffle;
20693   }
20694
20695   return SDValue();
20696 }
20697
20698 // Check whether a boolean test is testing a boolean value generated by
20699 // X86ISD::SETCC. If so, return the operand of that SETCC and proper condition
20700 // code.
20701 //
20702 // Simplify the following patterns:
20703 // (Op (CMP (SETCC Cond EFLAGS) 1) EQ) or
20704 // (Op (CMP (SETCC Cond EFLAGS) 0) NEQ)
20705 // to (Op EFLAGS Cond)
20706 //
20707 // (Op (CMP (SETCC Cond EFLAGS) 0) EQ) or
20708 // (Op (CMP (SETCC Cond EFLAGS) 1) NEQ)
20709 // to (Op EFLAGS !Cond)
20710 //
20711 // where Op could be BRCOND or CMOV.
20712 //
20713 static SDValue checkBoolTestSetCCCombine(SDValue Cmp, X86::CondCode &CC) {
20714   // Quit if not CMP and SUB with its value result used.
20715   if (Cmp.getOpcode() != X86ISD::CMP &&
20716       (Cmp.getOpcode() != X86ISD::SUB || Cmp.getNode()->hasAnyUseOfValue(0)))
20717       return SDValue();
20718
20719   // Quit if not used as a boolean value.
20720   if (CC != X86::COND_E && CC != X86::COND_NE)
20721     return SDValue();
20722
20723   // Check CMP operands. One of them should be 0 or 1 and the other should be
20724   // an SetCC or extended from it.
20725   SDValue Op1 = Cmp.getOperand(0);
20726   SDValue Op2 = Cmp.getOperand(1);
20727
20728   SDValue SetCC;
20729   const ConstantSDNode* C = nullptr;
20730   bool needOppositeCond = (CC == X86::COND_E);
20731   bool checkAgainstTrue = false; // Is it a comparison against 1?
20732
20733   if ((C = dyn_cast<ConstantSDNode>(Op1)))
20734     SetCC = Op2;
20735   else if ((C = dyn_cast<ConstantSDNode>(Op2)))
20736     SetCC = Op1;
20737   else // Quit if all operands are not constants.
20738     return SDValue();
20739
20740   if (C->getZExtValue() == 1) {
20741     needOppositeCond = !needOppositeCond;
20742     checkAgainstTrue = true;
20743   } else if (C->getZExtValue() != 0)
20744     // Quit if the constant is neither 0 or 1.
20745     return SDValue();
20746
20747   bool truncatedToBoolWithAnd = false;
20748   // Skip (zext $x), (trunc $x), or (and $x, 1) node.
20749   while (SetCC.getOpcode() == ISD::ZERO_EXTEND ||
20750          SetCC.getOpcode() == ISD::TRUNCATE ||
20751          SetCC.getOpcode() == ISD::AND) {
20752     if (SetCC.getOpcode() == ISD::AND) {
20753       int OpIdx = -1;
20754       ConstantSDNode *CS;
20755       if ((CS = dyn_cast<ConstantSDNode>(SetCC.getOperand(0))) &&
20756           CS->getZExtValue() == 1)
20757         OpIdx = 1;
20758       if ((CS = dyn_cast<ConstantSDNode>(SetCC.getOperand(1))) &&
20759           CS->getZExtValue() == 1)
20760         OpIdx = 0;
20761       if (OpIdx == -1)
20762         break;
20763       SetCC = SetCC.getOperand(OpIdx);
20764       truncatedToBoolWithAnd = true;
20765     } else
20766       SetCC = SetCC.getOperand(0);
20767   }
20768
20769   switch (SetCC.getOpcode()) {
20770   case X86ISD::SETCC_CARRY:
20771     // Since SETCC_CARRY gives output based on R = CF ? ~0 : 0, it's unsafe to
20772     // simplify it if the result of SETCC_CARRY is not canonicalized to 0 or 1,
20773     // i.e. it's a comparison against true but the result of SETCC_CARRY is not
20774     // truncated to i1 using 'and'.
20775     if (checkAgainstTrue && !truncatedToBoolWithAnd)
20776       break;
20777     assert(X86::CondCode(SetCC.getConstantOperandVal(0)) == X86::COND_B &&
20778            "Invalid use of SETCC_CARRY!");
20779     // FALL THROUGH
20780   case X86ISD::SETCC:
20781     // Set the condition code or opposite one if necessary.
20782     CC = X86::CondCode(SetCC.getConstantOperandVal(0));
20783     if (needOppositeCond)
20784       CC = X86::GetOppositeBranchCondition(CC);
20785     return SetCC.getOperand(1);
20786   case X86ISD::CMOV: {
20787     // Check whether false/true value has canonical one, i.e. 0 or 1.
20788     ConstantSDNode *FVal = dyn_cast<ConstantSDNode>(SetCC.getOperand(0));
20789     ConstantSDNode *TVal = dyn_cast<ConstantSDNode>(SetCC.getOperand(1));
20790     // Quit if true value is not a constant.
20791     if (!TVal)
20792       return SDValue();
20793     // Quit if false value is not a constant.
20794     if (!FVal) {
20795       SDValue Op = SetCC.getOperand(0);
20796       // Skip 'zext' or 'trunc' node.
20797       if (Op.getOpcode() == ISD::ZERO_EXTEND ||
20798           Op.getOpcode() == ISD::TRUNCATE)
20799         Op = Op.getOperand(0);
20800       // A special case for rdrand/rdseed, where 0 is set if false cond is
20801       // found.
20802       if ((Op.getOpcode() != X86ISD::RDRAND &&
20803            Op.getOpcode() != X86ISD::RDSEED) || Op.getResNo() != 0)
20804         return SDValue();
20805     }
20806     // Quit if false value is not the constant 0 or 1.
20807     bool FValIsFalse = true;
20808     if (FVal && FVal->getZExtValue() != 0) {
20809       if (FVal->getZExtValue() != 1)
20810         return SDValue();
20811       // If FVal is 1, opposite cond is needed.
20812       needOppositeCond = !needOppositeCond;
20813       FValIsFalse = false;
20814     }
20815     // Quit if TVal is not the constant opposite of FVal.
20816     if (FValIsFalse && TVal->getZExtValue() != 1)
20817       return SDValue();
20818     if (!FValIsFalse && TVal->getZExtValue() != 0)
20819       return SDValue();
20820     CC = X86::CondCode(SetCC.getConstantOperandVal(2));
20821     if (needOppositeCond)
20822       CC = X86::GetOppositeBranchCondition(CC);
20823     return SetCC.getOperand(3);
20824   }
20825   }
20826
20827   return SDValue();
20828 }
20829
20830 /// Optimize X86ISD::CMOV [LHS, RHS, CONDCODE (e.g. X86::COND_NE), CONDVAL]
20831 static SDValue PerformCMOVCombine(SDNode *N, SelectionDAG &DAG,
20832                                   TargetLowering::DAGCombinerInfo &DCI,
20833                                   const X86Subtarget *Subtarget) {
20834   SDLoc DL(N);
20835
20836   // If the flag operand isn't dead, don't touch this CMOV.
20837   if (N->getNumValues() == 2 && !SDValue(N, 1).use_empty())
20838     return SDValue();
20839
20840   SDValue FalseOp = N->getOperand(0);
20841   SDValue TrueOp = N->getOperand(1);
20842   X86::CondCode CC = (X86::CondCode)N->getConstantOperandVal(2);
20843   SDValue Cond = N->getOperand(3);
20844
20845   if (CC == X86::COND_E || CC == X86::COND_NE) {
20846     switch (Cond.getOpcode()) {
20847     default: break;
20848     case X86ISD::BSR:
20849     case X86ISD::BSF:
20850       // If operand of BSR / BSF are proven never zero, then ZF cannot be set.
20851       if (DAG.isKnownNeverZero(Cond.getOperand(0)))
20852         return (CC == X86::COND_E) ? FalseOp : TrueOp;
20853     }
20854   }
20855
20856   SDValue Flags;
20857
20858   Flags = checkBoolTestSetCCCombine(Cond, CC);
20859   if (Flags.getNode() &&
20860       // Extra check as FCMOV only supports a subset of X86 cond.
20861       (FalseOp.getValueType() != MVT::f80 || hasFPCMov(CC))) {
20862     SDValue Ops[] = { FalseOp, TrueOp,
20863                       DAG.getConstant(CC, MVT::i8), Flags };
20864     return DAG.getNode(X86ISD::CMOV, DL, N->getVTList(), Ops);
20865   }
20866
20867   // If this is a select between two integer constants, try to do some
20868   // optimizations.  Note that the operands are ordered the opposite of SELECT
20869   // operands.
20870   if (ConstantSDNode *TrueC = dyn_cast<ConstantSDNode>(TrueOp)) {
20871     if (ConstantSDNode *FalseC = dyn_cast<ConstantSDNode>(FalseOp)) {
20872       // Canonicalize the TrueC/FalseC values so that TrueC (the true value) is
20873       // larger than FalseC (the false value).
20874       if (TrueC->getAPIntValue().ult(FalseC->getAPIntValue())) {
20875         CC = X86::GetOppositeBranchCondition(CC);
20876         std::swap(TrueC, FalseC);
20877         std::swap(TrueOp, FalseOp);
20878       }
20879
20880       // Optimize C ? 8 : 0 -> zext(setcc(C)) << 3.  Likewise for any pow2/0.
20881       // This is efficient for any integer data type (including i8/i16) and
20882       // shift amount.
20883       if (FalseC->getAPIntValue() == 0 && TrueC->getAPIntValue().isPowerOf2()) {
20884         Cond = DAG.getNode(X86ISD::SETCC, DL, MVT::i8,
20885                            DAG.getConstant(CC, MVT::i8), Cond);
20886
20887         // Zero extend the condition if needed.
20888         Cond = DAG.getNode(ISD::ZERO_EXTEND, DL, TrueC->getValueType(0), Cond);
20889
20890         unsigned ShAmt = TrueC->getAPIntValue().logBase2();
20891         Cond = DAG.getNode(ISD::SHL, DL, Cond.getValueType(), Cond,
20892                            DAG.getConstant(ShAmt, MVT::i8));
20893         if (N->getNumValues() == 2)  // Dead flag value?
20894           return DCI.CombineTo(N, Cond, SDValue());
20895         return Cond;
20896       }
20897
20898       // Optimize Cond ? cst+1 : cst -> zext(setcc(C)+cst.  This is efficient
20899       // for any integer data type, including i8/i16.
20900       if (FalseC->getAPIntValue()+1 == TrueC->getAPIntValue()) {
20901         Cond = DAG.getNode(X86ISD::SETCC, DL, MVT::i8,
20902                            DAG.getConstant(CC, MVT::i8), Cond);
20903
20904         // Zero extend the condition if needed.
20905         Cond = DAG.getNode(ISD::ZERO_EXTEND, DL,
20906                            FalseC->getValueType(0), Cond);
20907         Cond = DAG.getNode(ISD::ADD, DL, Cond.getValueType(), Cond,
20908                            SDValue(FalseC, 0));
20909
20910         if (N->getNumValues() == 2)  // Dead flag value?
20911           return DCI.CombineTo(N, Cond, SDValue());
20912         return Cond;
20913       }
20914
20915       // Optimize cases that will turn into an LEA instruction.  This requires
20916       // an i32 or i64 and an efficient multiplier (1, 2, 3, 4, 5, 8, 9).
20917       if (N->getValueType(0) == MVT::i32 || N->getValueType(0) == MVT::i64) {
20918         uint64_t Diff = TrueC->getZExtValue()-FalseC->getZExtValue();
20919         if (N->getValueType(0) == MVT::i32) Diff = (unsigned)Diff;
20920
20921         bool isFastMultiplier = false;
20922         if (Diff < 10) {
20923           switch ((unsigned char)Diff) {
20924           default: break;
20925           case 1:  // result = add base, cond
20926           case 2:  // result = lea base(    , cond*2)
20927           case 3:  // result = lea base(cond, cond*2)
20928           case 4:  // result = lea base(    , cond*4)
20929           case 5:  // result = lea base(cond, cond*4)
20930           case 8:  // result = lea base(    , cond*8)
20931           case 9:  // result = lea base(cond, cond*8)
20932             isFastMultiplier = true;
20933             break;
20934           }
20935         }
20936
20937         if (isFastMultiplier) {
20938           APInt Diff = TrueC->getAPIntValue()-FalseC->getAPIntValue();
20939           Cond = DAG.getNode(X86ISD::SETCC, DL, MVT::i8,
20940                              DAG.getConstant(CC, MVT::i8), Cond);
20941           // Zero extend the condition if needed.
20942           Cond = DAG.getNode(ISD::ZERO_EXTEND, DL, FalseC->getValueType(0),
20943                              Cond);
20944           // Scale the condition by the difference.
20945           if (Diff != 1)
20946             Cond = DAG.getNode(ISD::MUL, DL, Cond.getValueType(), Cond,
20947                                DAG.getConstant(Diff, Cond.getValueType()));
20948
20949           // Add the base if non-zero.
20950           if (FalseC->getAPIntValue() != 0)
20951             Cond = DAG.getNode(ISD::ADD, DL, Cond.getValueType(), Cond,
20952                                SDValue(FalseC, 0));
20953           if (N->getNumValues() == 2)  // Dead flag value?
20954             return DCI.CombineTo(N, Cond, SDValue());
20955           return Cond;
20956         }
20957       }
20958     }
20959   }
20960
20961   // Handle these cases:
20962   //   (select (x != c), e, c) -> select (x != c), e, x),
20963   //   (select (x == c), c, e) -> select (x == c), x, e)
20964   // where the c is an integer constant, and the "select" is the combination
20965   // of CMOV and CMP.
20966   //
20967   // The rationale for this change is that the conditional-move from a constant
20968   // needs two instructions, however, conditional-move from a register needs
20969   // only one instruction.
20970   //
20971   // CAVEAT: By replacing a constant with a symbolic value, it may obscure
20972   //  some instruction-combining opportunities. This opt needs to be
20973   //  postponed as late as possible.
20974   //
20975   if (!DCI.isBeforeLegalize() && !DCI.isBeforeLegalizeOps()) {
20976     // the DCI.xxxx conditions are provided to postpone the optimization as
20977     // late as possible.
20978
20979     ConstantSDNode *CmpAgainst = nullptr;
20980     if ((Cond.getOpcode() == X86ISD::CMP || Cond.getOpcode() == X86ISD::SUB) &&
20981         (CmpAgainst = dyn_cast<ConstantSDNode>(Cond.getOperand(1))) &&
20982         !isa<ConstantSDNode>(Cond.getOperand(0))) {
20983
20984       if (CC == X86::COND_NE &&
20985           CmpAgainst == dyn_cast<ConstantSDNode>(FalseOp)) {
20986         CC = X86::GetOppositeBranchCondition(CC);
20987         std::swap(TrueOp, FalseOp);
20988       }
20989
20990       if (CC == X86::COND_E &&
20991           CmpAgainst == dyn_cast<ConstantSDNode>(TrueOp)) {
20992         SDValue Ops[] = { FalseOp, Cond.getOperand(0),
20993                           DAG.getConstant(CC, MVT::i8), Cond };
20994         return DAG.getNode(X86ISD::CMOV, DL, N->getVTList (), Ops);
20995       }
20996     }
20997   }
20998
20999   return SDValue();
21000 }
21001
21002 static SDValue PerformINTRINSIC_WO_CHAINCombine(SDNode *N, SelectionDAG &DAG,
21003                                                 const X86Subtarget *Subtarget) {
21004   unsigned IntNo = cast<ConstantSDNode>(N->getOperand(0))->getZExtValue();
21005   switch (IntNo) {
21006   default: return SDValue();
21007   // SSE/AVX/AVX2 blend intrinsics.
21008   case Intrinsic::x86_avx2_pblendvb:
21009   case Intrinsic::x86_avx2_pblendw:
21010   case Intrinsic::x86_avx2_pblendd_128:
21011   case Intrinsic::x86_avx2_pblendd_256:
21012     // Don't try to simplify this intrinsic if we don't have AVX2.
21013     if (!Subtarget->hasAVX2())
21014       return SDValue();
21015     // FALL-THROUGH
21016   case Intrinsic::x86_avx_blend_pd_256:
21017   case Intrinsic::x86_avx_blend_ps_256:
21018   case Intrinsic::x86_avx_blendv_pd_256:
21019   case Intrinsic::x86_avx_blendv_ps_256:
21020     // Don't try to simplify this intrinsic if we don't have AVX.
21021     if (!Subtarget->hasAVX())
21022       return SDValue();
21023     // FALL-THROUGH
21024   case Intrinsic::x86_sse41_pblendw:
21025   case Intrinsic::x86_sse41_blendpd:
21026   case Intrinsic::x86_sse41_blendps:
21027   case Intrinsic::x86_sse41_blendvps:
21028   case Intrinsic::x86_sse41_blendvpd:
21029   case Intrinsic::x86_sse41_pblendvb: {
21030     SDValue Op0 = N->getOperand(1);
21031     SDValue Op1 = N->getOperand(2);
21032     SDValue Mask = N->getOperand(3);
21033
21034     // Don't try to simplify this intrinsic if we don't have SSE4.1.
21035     if (!Subtarget->hasSSE41())
21036       return SDValue();
21037
21038     // fold (blend A, A, Mask) -> A
21039     if (Op0 == Op1)
21040       return Op0;
21041     // fold (blend A, B, allZeros) -> A
21042     if (ISD::isBuildVectorAllZeros(Mask.getNode()))
21043       return Op0;
21044     // fold (blend A, B, allOnes) -> B
21045     if (ISD::isBuildVectorAllOnes(Mask.getNode()))
21046       return Op1;
21047     
21048     // Simplify the case where the mask is a constant i32 value.
21049     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Mask)) {
21050       if (C->isNullValue())
21051         return Op0;
21052       if (C->isAllOnesValue())
21053         return Op1;
21054     }
21055
21056     return SDValue();
21057   }
21058
21059   // Packed SSE2/AVX2 arithmetic shift immediate intrinsics.
21060   case Intrinsic::x86_sse2_psrai_w:
21061   case Intrinsic::x86_sse2_psrai_d:
21062   case Intrinsic::x86_avx2_psrai_w:
21063   case Intrinsic::x86_avx2_psrai_d:
21064   case Intrinsic::x86_sse2_psra_w:
21065   case Intrinsic::x86_sse2_psra_d:
21066   case Intrinsic::x86_avx2_psra_w:
21067   case Intrinsic::x86_avx2_psra_d: {
21068     SDValue Op0 = N->getOperand(1);
21069     SDValue Op1 = N->getOperand(2);
21070     EVT VT = Op0.getValueType();
21071     assert(VT.isVector() && "Expected a vector type!");
21072
21073     if (isa<BuildVectorSDNode>(Op1))
21074       Op1 = Op1.getOperand(0);
21075
21076     if (!isa<ConstantSDNode>(Op1))
21077       return SDValue();
21078
21079     EVT SVT = VT.getVectorElementType();
21080     unsigned SVTBits = SVT.getSizeInBits();
21081
21082     ConstantSDNode *CND = cast<ConstantSDNode>(Op1);
21083     const APInt &C = APInt(SVTBits, CND->getAPIntValue().getZExtValue());
21084     uint64_t ShAmt = C.getZExtValue();
21085
21086     // Don't try to convert this shift into a ISD::SRA if the shift
21087     // count is bigger than or equal to the element size.
21088     if (ShAmt >= SVTBits)
21089       return SDValue();
21090
21091     // Trivial case: if the shift count is zero, then fold this
21092     // into the first operand.
21093     if (ShAmt == 0)
21094       return Op0;
21095
21096     // Replace this packed shift intrinsic with a target independent
21097     // shift dag node.
21098     SDValue Splat = DAG.getConstant(C, VT);
21099     return DAG.getNode(ISD::SRA, SDLoc(N), VT, Op0, Splat);
21100   }
21101   }
21102 }
21103
21104 /// PerformMulCombine - Optimize a single multiply with constant into two
21105 /// in order to implement it with two cheaper instructions, e.g.
21106 /// LEA + SHL, LEA + LEA.
21107 static SDValue PerformMulCombine(SDNode *N, SelectionDAG &DAG,
21108                                  TargetLowering::DAGCombinerInfo &DCI) {
21109   if (DCI.isBeforeLegalize() || DCI.isCalledByLegalizer())
21110     return SDValue();
21111
21112   EVT VT = N->getValueType(0);
21113   if (VT != MVT::i64)
21114     return SDValue();
21115
21116   ConstantSDNode *C = dyn_cast<ConstantSDNode>(N->getOperand(1));
21117   if (!C)
21118     return SDValue();
21119   uint64_t MulAmt = C->getZExtValue();
21120   if (isPowerOf2_64(MulAmt) || MulAmt == 3 || MulAmt == 5 || MulAmt == 9)
21121     return SDValue();
21122
21123   uint64_t MulAmt1 = 0;
21124   uint64_t MulAmt2 = 0;
21125   if ((MulAmt % 9) == 0) {
21126     MulAmt1 = 9;
21127     MulAmt2 = MulAmt / 9;
21128   } else if ((MulAmt % 5) == 0) {
21129     MulAmt1 = 5;
21130     MulAmt2 = MulAmt / 5;
21131   } else if ((MulAmt % 3) == 0) {
21132     MulAmt1 = 3;
21133     MulAmt2 = MulAmt / 3;
21134   }
21135   if (MulAmt2 &&
21136       (isPowerOf2_64(MulAmt2) || MulAmt2 == 3 || MulAmt2 == 5 || MulAmt2 == 9)){
21137     SDLoc DL(N);
21138
21139     if (isPowerOf2_64(MulAmt2) &&
21140         !(N->hasOneUse() && N->use_begin()->getOpcode() == ISD::ADD))
21141       // If second multiplifer is pow2, issue it first. We want the multiply by
21142       // 3, 5, or 9 to be folded into the addressing mode unless the lone use
21143       // is an add.
21144       std::swap(MulAmt1, MulAmt2);
21145
21146     SDValue NewMul;
21147     if (isPowerOf2_64(MulAmt1))
21148       NewMul = DAG.getNode(ISD::SHL, DL, VT, N->getOperand(0),
21149                            DAG.getConstant(Log2_64(MulAmt1), MVT::i8));
21150     else
21151       NewMul = DAG.getNode(X86ISD::MUL_IMM, DL, VT, N->getOperand(0),
21152                            DAG.getConstant(MulAmt1, VT));
21153
21154     if (isPowerOf2_64(MulAmt2))
21155       NewMul = DAG.getNode(ISD::SHL, DL, VT, NewMul,
21156                            DAG.getConstant(Log2_64(MulAmt2), MVT::i8));
21157     else
21158       NewMul = DAG.getNode(X86ISD::MUL_IMM, DL, VT, NewMul,
21159                            DAG.getConstant(MulAmt2, VT));
21160
21161     // Do not add new nodes to DAG combiner worklist.
21162     DCI.CombineTo(N, NewMul, false);
21163   }
21164   return SDValue();
21165 }
21166
21167 static SDValue PerformSHLCombine(SDNode *N, SelectionDAG &DAG) {
21168   SDValue N0 = N->getOperand(0);
21169   SDValue N1 = N->getOperand(1);
21170   ConstantSDNode *N1C = dyn_cast<ConstantSDNode>(N1);
21171   EVT VT = N0.getValueType();
21172
21173   // fold (shl (and (setcc_c), c1), c2) -> (and setcc_c, (c1 << c2))
21174   // since the result of setcc_c is all zero's or all ones.
21175   if (VT.isInteger() && !VT.isVector() &&
21176       N1C && N0.getOpcode() == ISD::AND &&
21177       N0.getOperand(1).getOpcode() == ISD::Constant) {
21178     SDValue N00 = N0.getOperand(0);
21179     if (N00.getOpcode() == X86ISD::SETCC_CARRY ||
21180         ((N00.getOpcode() == ISD::ANY_EXTEND ||
21181           N00.getOpcode() == ISD::ZERO_EXTEND) &&
21182          N00.getOperand(0).getOpcode() == X86ISD::SETCC_CARRY)) {
21183       APInt Mask = cast<ConstantSDNode>(N0.getOperand(1))->getAPIntValue();
21184       APInt ShAmt = N1C->getAPIntValue();
21185       Mask = Mask.shl(ShAmt);
21186       if (Mask != 0)
21187         return DAG.getNode(ISD::AND, SDLoc(N), VT,
21188                            N00, DAG.getConstant(Mask, VT));
21189     }
21190   }
21191
21192   // Hardware support for vector shifts is sparse which makes us scalarize the
21193   // vector operations in many cases. Also, on sandybridge ADD is faster than
21194   // shl.
21195   // (shl V, 1) -> add V,V
21196   if (auto *N1BV = dyn_cast<BuildVectorSDNode>(N1))
21197     if (auto *N1SplatC = N1BV->getConstantSplatNode()) {
21198       assert(N0.getValueType().isVector() && "Invalid vector shift type");
21199       // We shift all of the values by one. In many cases we do not have
21200       // hardware support for this operation. This is better expressed as an ADD
21201       // of two values.
21202       if (N1SplatC->getZExtValue() == 1)
21203         return DAG.getNode(ISD::ADD, SDLoc(N), VT, N0, N0);
21204     }
21205
21206   return SDValue();
21207 }
21208
21209 /// \brief Returns a vector of 0s if the node in input is a vector logical
21210 /// shift by a constant amount which is known to be bigger than or equal
21211 /// to the vector element size in bits.
21212 static SDValue performShiftToAllZeros(SDNode *N, SelectionDAG &DAG,
21213                                       const X86Subtarget *Subtarget) {
21214   EVT VT = N->getValueType(0);
21215
21216   if (VT != MVT::v2i64 && VT != MVT::v4i32 && VT != MVT::v8i16 &&
21217       (!Subtarget->hasInt256() ||
21218        (VT != MVT::v4i64 && VT != MVT::v8i32 && VT != MVT::v16i16)))
21219     return SDValue();
21220
21221   SDValue Amt = N->getOperand(1);
21222   SDLoc DL(N);
21223   if (auto *AmtBV = dyn_cast<BuildVectorSDNode>(Amt))
21224     if (auto *AmtSplat = AmtBV->getConstantSplatNode()) {
21225       APInt ShiftAmt = AmtSplat->getAPIntValue();
21226       unsigned MaxAmount = VT.getVectorElementType().getSizeInBits();
21227
21228       // SSE2/AVX2 logical shifts always return a vector of 0s
21229       // if the shift amount is bigger than or equal to
21230       // the element size. The constant shift amount will be
21231       // encoded as a 8-bit immediate.
21232       if (ShiftAmt.trunc(8).uge(MaxAmount))
21233         return getZeroVector(VT, Subtarget, DAG, DL);
21234     }
21235
21236   return SDValue();
21237 }
21238
21239 /// PerformShiftCombine - Combine shifts.
21240 static SDValue PerformShiftCombine(SDNode* N, SelectionDAG &DAG,
21241                                    TargetLowering::DAGCombinerInfo &DCI,
21242                                    const X86Subtarget *Subtarget) {
21243   if (N->getOpcode() == ISD::SHL) {
21244     SDValue V = PerformSHLCombine(N, DAG);
21245     if (V.getNode()) return V;
21246   }
21247
21248   if (N->getOpcode() != ISD::SRA) {
21249     // Try to fold this logical shift into a zero vector.
21250     SDValue V = performShiftToAllZeros(N, DAG, Subtarget);
21251     if (V.getNode()) return V;
21252   }
21253
21254   return SDValue();
21255 }
21256
21257 // CMPEQCombine - Recognize the distinctive  (AND (setcc ...) (setcc ..))
21258 // where both setccs reference the same FP CMP, and rewrite for CMPEQSS
21259 // and friends.  Likewise for OR -> CMPNEQSS.
21260 static SDValue CMPEQCombine(SDNode *N, SelectionDAG &DAG,
21261                             TargetLowering::DAGCombinerInfo &DCI,
21262                             const X86Subtarget *Subtarget) {
21263   unsigned opcode;
21264
21265   // SSE1 supports CMP{eq|ne}SS, and SSE2 added CMP{eq|ne}SD, but
21266   // we're requiring SSE2 for both.
21267   if (Subtarget->hasSSE2() && isAndOrOfSetCCs(SDValue(N, 0U), opcode)) {
21268     SDValue N0 = N->getOperand(0);
21269     SDValue N1 = N->getOperand(1);
21270     SDValue CMP0 = N0->getOperand(1);
21271     SDValue CMP1 = N1->getOperand(1);
21272     SDLoc DL(N);
21273
21274     // The SETCCs should both refer to the same CMP.
21275     if (CMP0.getOpcode() != X86ISD::CMP || CMP0 != CMP1)
21276       return SDValue();
21277
21278     SDValue CMP00 = CMP0->getOperand(0);
21279     SDValue CMP01 = CMP0->getOperand(1);
21280     EVT     VT    = CMP00.getValueType();
21281
21282     if (VT == MVT::f32 || VT == MVT::f64) {
21283       bool ExpectingFlags = false;
21284       // Check for any users that want flags:
21285       for (SDNode::use_iterator UI = N->use_begin(), UE = N->use_end();
21286            !ExpectingFlags && UI != UE; ++UI)
21287         switch (UI->getOpcode()) {
21288         default:
21289         case ISD::BR_CC:
21290         case ISD::BRCOND:
21291         case ISD::SELECT:
21292           ExpectingFlags = true;
21293           break;
21294         case ISD::CopyToReg:
21295         case ISD::SIGN_EXTEND:
21296         case ISD::ZERO_EXTEND:
21297         case ISD::ANY_EXTEND:
21298           break;
21299         }
21300
21301       if (!ExpectingFlags) {
21302         enum X86::CondCode cc0 = (enum X86::CondCode)N0.getConstantOperandVal(0);
21303         enum X86::CondCode cc1 = (enum X86::CondCode)N1.getConstantOperandVal(0);
21304
21305         if (cc1 == X86::COND_E || cc1 == X86::COND_NE) {
21306           X86::CondCode tmp = cc0;
21307           cc0 = cc1;
21308           cc1 = tmp;
21309         }
21310
21311         if ((cc0 == X86::COND_E  && cc1 == X86::COND_NP) ||
21312             (cc0 == X86::COND_NE && cc1 == X86::COND_P)) {
21313           // FIXME: need symbolic constants for these magic numbers.
21314           // See X86ATTInstPrinter.cpp:printSSECC().
21315           unsigned x86cc = (cc0 == X86::COND_E) ? 0 : 4;
21316           if (Subtarget->hasAVX512()) {
21317             SDValue FSetCC = DAG.getNode(X86ISD::FSETCC, DL, MVT::i1, CMP00,
21318                                          CMP01, DAG.getConstant(x86cc, MVT::i8));
21319             if (N->getValueType(0) != MVT::i1)
21320               return DAG.getNode(ISD::ZERO_EXTEND, DL, N->getValueType(0),
21321                                  FSetCC);
21322             return FSetCC;
21323           }
21324           SDValue OnesOrZeroesF = DAG.getNode(X86ISD::FSETCC, DL,
21325                                               CMP00.getValueType(), CMP00, CMP01,
21326                                               DAG.getConstant(x86cc, MVT::i8));
21327
21328           bool is64BitFP = (CMP00.getValueType() == MVT::f64);
21329           MVT IntVT = is64BitFP ? MVT::i64 : MVT::i32;
21330
21331           if (is64BitFP && !Subtarget->is64Bit()) {
21332             // On a 32-bit target, we cannot bitcast the 64-bit float to a
21333             // 64-bit integer, since that's not a legal type. Since
21334             // OnesOrZeroesF is all ones of all zeroes, we don't need all the
21335             // bits, but can do this little dance to extract the lowest 32 bits
21336             // and work with those going forward.
21337             SDValue Vector64 = DAG.getNode(ISD::SCALAR_TO_VECTOR, DL, MVT::v2f64,
21338                                            OnesOrZeroesF);
21339             SDValue Vector32 = DAG.getNode(ISD::BITCAST, DL, MVT::v4f32,
21340                                            Vector64);
21341             OnesOrZeroesF = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, DL, MVT::f32,
21342                                         Vector32, DAG.getIntPtrConstant(0));
21343             IntVT = MVT::i32;
21344           }
21345
21346           SDValue OnesOrZeroesI = DAG.getNode(ISD::BITCAST, DL, IntVT, OnesOrZeroesF);
21347           SDValue ANDed = DAG.getNode(ISD::AND, DL, IntVT, OnesOrZeroesI,
21348                                       DAG.getConstant(1, IntVT));
21349           SDValue OneBitOfTruth = DAG.getNode(ISD::TRUNCATE, DL, MVT::i8, ANDed);
21350           return OneBitOfTruth;
21351         }
21352       }
21353     }
21354   }
21355   return SDValue();
21356 }
21357
21358 /// CanFoldXORWithAllOnes - Test whether the XOR operand is a AllOnes vector
21359 /// so it can be folded inside ANDNP.
21360 static bool CanFoldXORWithAllOnes(const SDNode *N) {
21361   EVT VT = N->getValueType(0);
21362
21363   // Match direct AllOnes for 128 and 256-bit vectors
21364   if (ISD::isBuildVectorAllOnes(N))
21365     return true;
21366
21367   // Look through a bit convert.
21368   if (N->getOpcode() == ISD::BITCAST)
21369     N = N->getOperand(0).getNode();
21370
21371   // Sometimes the operand may come from a insert_subvector building a 256-bit
21372   // allones vector
21373   if (VT.is256BitVector() &&
21374       N->getOpcode() == ISD::INSERT_SUBVECTOR) {
21375     SDValue V1 = N->getOperand(0);
21376     SDValue V2 = N->getOperand(1);
21377
21378     if (V1.getOpcode() == ISD::INSERT_SUBVECTOR &&
21379         V1.getOperand(0).getOpcode() == ISD::UNDEF &&
21380         ISD::isBuildVectorAllOnes(V1.getOperand(1).getNode()) &&
21381         ISD::isBuildVectorAllOnes(V2.getNode()))
21382       return true;
21383   }
21384
21385   return false;
21386 }
21387
21388 // On AVX/AVX2 the type v8i1 is legalized to v8i16, which is an XMM sized
21389 // register. In most cases we actually compare or select YMM-sized registers
21390 // and mixing the two types creates horrible code. This method optimizes
21391 // some of the transition sequences.
21392 static SDValue WidenMaskArithmetic(SDNode *N, SelectionDAG &DAG,
21393                                  TargetLowering::DAGCombinerInfo &DCI,
21394                                  const X86Subtarget *Subtarget) {
21395   EVT VT = N->getValueType(0);
21396   if (!VT.is256BitVector())
21397     return SDValue();
21398
21399   assert((N->getOpcode() == ISD::ANY_EXTEND ||
21400           N->getOpcode() == ISD::ZERO_EXTEND ||
21401           N->getOpcode() == ISD::SIGN_EXTEND) && "Invalid Node");
21402
21403   SDValue Narrow = N->getOperand(0);
21404   EVT NarrowVT = Narrow->getValueType(0);
21405   if (!NarrowVT.is128BitVector())
21406     return SDValue();
21407
21408   if (Narrow->getOpcode() != ISD::XOR &&
21409       Narrow->getOpcode() != ISD::AND &&
21410       Narrow->getOpcode() != ISD::OR)
21411     return SDValue();
21412
21413   SDValue N0  = Narrow->getOperand(0);
21414   SDValue N1  = Narrow->getOperand(1);
21415   SDLoc DL(Narrow);
21416
21417   // The Left side has to be a trunc.
21418   if (N0.getOpcode() != ISD::TRUNCATE)
21419     return SDValue();
21420
21421   // The type of the truncated inputs.
21422   EVT WideVT = N0->getOperand(0)->getValueType(0);
21423   if (WideVT != VT)
21424     return SDValue();
21425
21426   // The right side has to be a 'trunc' or a constant vector.
21427   bool RHSTrunc = N1.getOpcode() == ISD::TRUNCATE;
21428   ConstantSDNode *RHSConstSplat = nullptr;
21429   if (auto *RHSBV = dyn_cast<BuildVectorSDNode>(N1))
21430     RHSConstSplat = RHSBV->getConstantSplatNode();
21431   if (!RHSTrunc && !RHSConstSplat)
21432     return SDValue();
21433
21434   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
21435
21436   if (!TLI.isOperationLegalOrPromote(Narrow->getOpcode(), WideVT))
21437     return SDValue();
21438
21439   // Set N0 and N1 to hold the inputs to the new wide operation.
21440   N0 = N0->getOperand(0);
21441   if (RHSConstSplat) {
21442     N1 = DAG.getNode(ISD::ZERO_EXTEND, DL, WideVT.getScalarType(),
21443                      SDValue(RHSConstSplat, 0));
21444     SmallVector<SDValue, 8> C(WideVT.getVectorNumElements(), N1);
21445     N1 = DAG.getNode(ISD::BUILD_VECTOR, DL, WideVT, C);
21446   } else if (RHSTrunc) {
21447     N1 = N1->getOperand(0);
21448   }
21449
21450   // Generate the wide operation.
21451   SDValue Op = DAG.getNode(Narrow->getOpcode(), DL, WideVT, N0, N1);
21452   unsigned Opcode = N->getOpcode();
21453   switch (Opcode) {
21454   case ISD::ANY_EXTEND:
21455     return Op;
21456   case ISD::ZERO_EXTEND: {
21457     unsigned InBits = NarrowVT.getScalarType().getSizeInBits();
21458     APInt Mask = APInt::getAllOnesValue(InBits);
21459     Mask = Mask.zext(VT.getScalarType().getSizeInBits());
21460     return DAG.getNode(ISD::AND, DL, VT,
21461                        Op, DAG.getConstant(Mask, VT));
21462   }
21463   case ISD::SIGN_EXTEND:
21464     return DAG.getNode(ISD::SIGN_EXTEND_INREG, DL, VT,
21465                        Op, DAG.getValueType(NarrowVT));
21466   default:
21467     llvm_unreachable("Unexpected opcode");
21468   }
21469 }
21470
21471 static SDValue PerformAndCombine(SDNode *N, SelectionDAG &DAG,
21472                                  TargetLowering::DAGCombinerInfo &DCI,
21473                                  const X86Subtarget *Subtarget) {
21474   EVT VT = N->getValueType(0);
21475   if (DCI.isBeforeLegalizeOps())
21476     return SDValue();
21477
21478   SDValue R = CMPEQCombine(N, DAG, DCI, Subtarget);
21479   if (R.getNode())
21480     return R;
21481
21482   // Create BEXTR instructions
21483   // BEXTR is ((X >> imm) & (2**size-1))
21484   if (VT == MVT::i32 || VT == MVT::i64) {
21485     SDValue N0 = N->getOperand(0);
21486     SDValue N1 = N->getOperand(1);
21487     SDLoc DL(N);
21488
21489     // Check for BEXTR.
21490     if ((Subtarget->hasBMI() || Subtarget->hasTBM()) &&
21491         (N0.getOpcode() == ISD::SRA || N0.getOpcode() == ISD::SRL)) {
21492       ConstantSDNode *MaskNode = dyn_cast<ConstantSDNode>(N1);
21493       ConstantSDNode *ShiftNode = dyn_cast<ConstantSDNode>(N0.getOperand(1));
21494       if (MaskNode && ShiftNode) {
21495         uint64_t Mask = MaskNode->getZExtValue();
21496         uint64_t Shift = ShiftNode->getZExtValue();
21497         if (isMask_64(Mask)) {
21498           uint64_t MaskSize = CountPopulation_64(Mask);
21499           if (Shift + MaskSize <= VT.getSizeInBits())
21500             return DAG.getNode(X86ISD::BEXTR, DL, VT, N0.getOperand(0),
21501                                DAG.getConstant(Shift | (MaskSize << 8), VT));
21502         }
21503       }
21504     } // BEXTR
21505
21506     return SDValue();
21507   }
21508
21509   // Want to form ANDNP nodes:
21510   // 1) In the hopes of then easily combining them with OR and AND nodes
21511   //    to form PBLEND/PSIGN.
21512   // 2) To match ANDN packed intrinsics
21513   if (VT != MVT::v2i64 && VT != MVT::v4i64)
21514     return SDValue();
21515
21516   SDValue N0 = N->getOperand(0);
21517   SDValue N1 = N->getOperand(1);
21518   SDLoc DL(N);
21519
21520   // Check LHS for vnot
21521   if (N0.getOpcode() == ISD::XOR &&
21522       //ISD::isBuildVectorAllOnes(N0.getOperand(1).getNode()))
21523       CanFoldXORWithAllOnes(N0.getOperand(1).getNode()))
21524     return DAG.getNode(X86ISD::ANDNP, DL, VT, N0.getOperand(0), N1);
21525
21526   // Check RHS for vnot
21527   if (N1.getOpcode() == ISD::XOR &&
21528       //ISD::isBuildVectorAllOnes(N1.getOperand(1).getNode()))
21529       CanFoldXORWithAllOnes(N1.getOperand(1).getNode()))
21530     return DAG.getNode(X86ISD::ANDNP, DL, VT, N1.getOperand(0), N0);
21531
21532   return SDValue();
21533 }
21534
21535 static SDValue PerformOrCombine(SDNode *N, SelectionDAG &DAG,
21536                                 TargetLowering::DAGCombinerInfo &DCI,
21537                                 const X86Subtarget *Subtarget) {
21538   if (DCI.isBeforeLegalizeOps())
21539     return SDValue();
21540
21541   SDValue R = CMPEQCombine(N, DAG, DCI, Subtarget);
21542   if (R.getNode())
21543     return R;
21544
21545   SDValue N0 = N->getOperand(0);
21546   SDValue N1 = N->getOperand(1);
21547   EVT VT = N->getValueType(0);
21548
21549   // look for psign/blend
21550   if (VT == MVT::v2i64 || VT == MVT::v4i64) {
21551     if (!Subtarget->hasSSSE3() ||
21552         (VT == MVT::v4i64 && !Subtarget->hasInt256()))
21553       return SDValue();
21554
21555     // Canonicalize pandn to RHS
21556     if (N0.getOpcode() == X86ISD::ANDNP)
21557       std::swap(N0, N1);
21558     // or (and (m, y), (pandn m, x))
21559     if (N0.getOpcode() == ISD::AND && N1.getOpcode() == X86ISD::ANDNP) {
21560       SDValue Mask = N1.getOperand(0);
21561       SDValue X    = N1.getOperand(1);
21562       SDValue Y;
21563       if (N0.getOperand(0) == Mask)
21564         Y = N0.getOperand(1);
21565       if (N0.getOperand(1) == Mask)
21566         Y = N0.getOperand(0);
21567
21568       // Check to see if the mask appeared in both the AND and ANDNP and
21569       if (!Y.getNode())
21570         return SDValue();
21571
21572       // Validate that X, Y, and Mask are BIT_CONVERTS, and see through them.
21573       // Look through mask bitcast.
21574       if (Mask.getOpcode() == ISD::BITCAST)
21575         Mask = Mask.getOperand(0);
21576       if (X.getOpcode() == ISD::BITCAST)
21577         X = X.getOperand(0);
21578       if (Y.getOpcode() == ISD::BITCAST)
21579         Y = Y.getOperand(0);
21580
21581       EVT MaskVT = Mask.getValueType();
21582
21583       // Validate that the Mask operand is a vector sra node.
21584       // FIXME: what to do for bytes, since there is a psignb/pblendvb, but
21585       // there is no psrai.b
21586       unsigned EltBits = MaskVT.getVectorElementType().getSizeInBits();
21587       unsigned SraAmt = ~0;
21588       if (Mask.getOpcode() == ISD::SRA) {
21589         if (auto *AmtBV = dyn_cast<BuildVectorSDNode>(Mask.getOperand(1)))
21590           if (auto *AmtConst = AmtBV->getConstantSplatNode())
21591             SraAmt = AmtConst->getZExtValue();
21592       } else if (Mask.getOpcode() == X86ISD::VSRAI) {
21593         SDValue SraC = Mask.getOperand(1);
21594         SraAmt  = cast<ConstantSDNode>(SraC)->getZExtValue();
21595       }
21596       if ((SraAmt + 1) != EltBits)
21597         return SDValue();
21598
21599       SDLoc DL(N);
21600
21601       // Now we know we at least have a plendvb with the mask val.  See if
21602       // we can form a psignb/w/d.
21603       // psign = x.type == y.type == mask.type && y = sub(0, x);
21604       if (Y.getOpcode() == ISD::SUB && Y.getOperand(1) == X &&
21605           ISD::isBuildVectorAllZeros(Y.getOperand(0).getNode()) &&
21606           X.getValueType() == MaskVT && Y.getValueType() == MaskVT) {
21607         assert((EltBits == 8 || EltBits == 16 || EltBits == 32) &&
21608                "Unsupported VT for PSIGN");
21609         Mask = DAG.getNode(X86ISD::PSIGN, DL, MaskVT, X, Mask.getOperand(0));
21610         return DAG.getNode(ISD::BITCAST, DL, VT, Mask);
21611       }
21612       // PBLENDVB only available on SSE 4.1
21613       if (!Subtarget->hasSSE41())
21614         return SDValue();
21615
21616       EVT BlendVT = (VT == MVT::v4i64) ? MVT::v32i8 : MVT::v16i8;
21617
21618       X = DAG.getNode(ISD::BITCAST, DL, BlendVT, X);
21619       Y = DAG.getNode(ISD::BITCAST, DL, BlendVT, Y);
21620       Mask = DAG.getNode(ISD::BITCAST, DL, BlendVT, Mask);
21621       Mask = DAG.getNode(ISD::VSELECT, DL, BlendVT, Mask, Y, X);
21622       return DAG.getNode(ISD::BITCAST, DL, VT, Mask);
21623     }
21624   }
21625
21626   if (VT != MVT::i16 && VT != MVT::i32 && VT != MVT::i64)
21627     return SDValue();
21628
21629   // fold (or (x << c) | (y >> (64 - c))) ==> (shld64 x, y, c)
21630   MachineFunction &MF = DAG.getMachineFunction();
21631   bool OptForSize = MF.getFunction()->getAttributes().
21632     hasAttribute(AttributeSet::FunctionIndex, Attribute::OptimizeForSize);
21633
21634   // SHLD/SHRD instructions have lower register pressure, but on some
21635   // platforms they have higher latency than the equivalent
21636   // series of shifts/or that would otherwise be generated.
21637   // Don't fold (or (x << c) | (y >> (64 - c))) if SHLD/SHRD instructions
21638   // have higher latencies and we are not optimizing for size.
21639   if (!OptForSize && Subtarget->isSHLDSlow())
21640     return SDValue();
21641
21642   if (N0.getOpcode() == ISD::SRL && N1.getOpcode() == ISD::SHL)
21643     std::swap(N0, N1);
21644   if (N0.getOpcode() != ISD::SHL || N1.getOpcode() != ISD::SRL)
21645     return SDValue();
21646   if (!N0.hasOneUse() || !N1.hasOneUse())
21647     return SDValue();
21648
21649   SDValue ShAmt0 = N0.getOperand(1);
21650   if (ShAmt0.getValueType() != MVT::i8)
21651     return SDValue();
21652   SDValue ShAmt1 = N1.getOperand(1);
21653   if (ShAmt1.getValueType() != MVT::i8)
21654     return SDValue();
21655   if (ShAmt0.getOpcode() == ISD::TRUNCATE)
21656     ShAmt0 = ShAmt0.getOperand(0);
21657   if (ShAmt1.getOpcode() == ISD::TRUNCATE)
21658     ShAmt1 = ShAmt1.getOperand(0);
21659
21660   SDLoc DL(N);
21661   unsigned Opc = X86ISD::SHLD;
21662   SDValue Op0 = N0.getOperand(0);
21663   SDValue Op1 = N1.getOperand(0);
21664   if (ShAmt0.getOpcode() == ISD::SUB) {
21665     Opc = X86ISD::SHRD;
21666     std::swap(Op0, Op1);
21667     std::swap(ShAmt0, ShAmt1);
21668   }
21669
21670   unsigned Bits = VT.getSizeInBits();
21671   if (ShAmt1.getOpcode() == ISD::SUB) {
21672     SDValue Sum = ShAmt1.getOperand(0);
21673     if (ConstantSDNode *SumC = dyn_cast<ConstantSDNode>(Sum)) {
21674       SDValue ShAmt1Op1 = ShAmt1.getOperand(1);
21675       if (ShAmt1Op1.getNode()->getOpcode() == ISD::TRUNCATE)
21676         ShAmt1Op1 = ShAmt1Op1.getOperand(0);
21677       if (SumC->getSExtValue() == Bits && ShAmt1Op1 == ShAmt0)
21678         return DAG.getNode(Opc, DL, VT,
21679                            Op0, Op1,
21680                            DAG.getNode(ISD::TRUNCATE, DL,
21681                                        MVT::i8, ShAmt0));
21682     }
21683   } else if (ConstantSDNode *ShAmt1C = dyn_cast<ConstantSDNode>(ShAmt1)) {
21684     ConstantSDNode *ShAmt0C = dyn_cast<ConstantSDNode>(ShAmt0);
21685     if (ShAmt0C &&
21686         ShAmt0C->getSExtValue() + ShAmt1C->getSExtValue() == Bits)
21687       return DAG.getNode(Opc, DL, VT,
21688                          N0.getOperand(0), N1.getOperand(0),
21689                          DAG.getNode(ISD::TRUNCATE, DL,
21690                                        MVT::i8, ShAmt0));
21691   }
21692
21693   return SDValue();
21694 }
21695
21696 // Generate NEG and CMOV for integer abs.
21697 static SDValue performIntegerAbsCombine(SDNode *N, SelectionDAG &DAG) {
21698   EVT VT = N->getValueType(0);
21699
21700   // Since X86 does not have CMOV for 8-bit integer, we don't convert
21701   // 8-bit integer abs to NEG and CMOV.
21702   if (VT.isInteger() && VT.getSizeInBits() == 8)
21703     return SDValue();
21704
21705   SDValue N0 = N->getOperand(0);
21706   SDValue N1 = N->getOperand(1);
21707   SDLoc DL(N);
21708
21709   // Check pattern of XOR(ADD(X,Y), Y) where Y is SRA(X, size(X)-1)
21710   // and change it to SUB and CMOV.
21711   if (VT.isInteger() && N->getOpcode() == ISD::XOR &&
21712       N0.getOpcode() == ISD::ADD &&
21713       N0.getOperand(1) == N1 &&
21714       N1.getOpcode() == ISD::SRA &&
21715       N1.getOperand(0) == N0.getOperand(0))
21716     if (ConstantSDNode *Y1C = dyn_cast<ConstantSDNode>(N1.getOperand(1)))
21717       if (Y1C->getAPIntValue() == VT.getSizeInBits()-1) {
21718         // Generate SUB & CMOV.
21719         SDValue Neg = DAG.getNode(X86ISD::SUB, DL, DAG.getVTList(VT, MVT::i32),
21720                                   DAG.getConstant(0, VT), N0.getOperand(0));
21721
21722         SDValue Ops[] = { N0.getOperand(0), Neg,
21723                           DAG.getConstant(X86::COND_GE, MVT::i8),
21724                           SDValue(Neg.getNode(), 1) };
21725         return DAG.getNode(X86ISD::CMOV, DL, DAG.getVTList(VT, MVT::Glue), Ops);
21726       }
21727   return SDValue();
21728 }
21729
21730 // PerformXorCombine - Attempts to turn XOR nodes into BLSMSK nodes
21731 static SDValue PerformXorCombine(SDNode *N, SelectionDAG &DAG,
21732                                  TargetLowering::DAGCombinerInfo &DCI,
21733                                  const X86Subtarget *Subtarget) {
21734   if (DCI.isBeforeLegalizeOps())
21735     return SDValue();
21736
21737   if (Subtarget->hasCMov()) {
21738     SDValue RV = performIntegerAbsCombine(N, DAG);
21739     if (RV.getNode())
21740       return RV;
21741   }
21742
21743   return SDValue();
21744 }
21745
21746 /// PerformLOADCombine - Do target-specific dag combines on LOAD nodes.
21747 static SDValue PerformLOADCombine(SDNode *N, SelectionDAG &DAG,
21748                                   TargetLowering::DAGCombinerInfo &DCI,
21749                                   const X86Subtarget *Subtarget) {
21750   LoadSDNode *Ld = cast<LoadSDNode>(N);
21751   EVT RegVT = Ld->getValueType(0);
21752   EVT MemVT = Ld->getMemoryVT();
21753   SDLoc dl(Ld);
21754   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
21755
21756   // On Sandybridge unaligned 256bit loads are inefficient.
21757   ISD::LoadExtType Ext = Ld->getExtensionType();
21758   unsigned Alignment = Ld->getAlignment();
21759   bool IsAligned = Alignment == 0 || Alignment >= MemVT.getSizeInBits()/8;
21760   if (RegVT.is256BitVector() && !Subtarget->hasInt256() &&
21761       !DCI.isBeforeLegalizeOps() && !IsAligned && Ext == ISD::NON_EXTLOAD) {
21762     unsigned NumElems = RegVT.getVectorNumElements();
21763     if (NumElems < 2)
21764       return SDValue();
21765
21766     SDValue Ptr = Ld->getBasePtr();
21767     SDValue Increment = DAG.getConstant(16, TLI.getPointerTy());
21768
21769     EVT HalfVT = EVT::getVectorVT(*DAG.getContext(), MemVT.getScalarType(),
21770                                   NumElems/2);
21771     SDValue Load1 = DAG.getLoad(HalfVT, dl, Ld->getChain(), Ptr,
21772                                 Ld->getPointerInfo(), Ld->isVolatile(),
21773                                 Ld->isNonTemporal(), Ld->isInvariant(),
21774                                 Alignment);
21775     Ptr = DAG.getNode(ISD::ADD, dl, Ptr.getValueType(), Ptr, Increment);
21776     SDValue Load2 = DAG.getLoad(HalfVT, dl, Ld->getChain(), Ptr,
21777                                 Ld->getPointerInfo(), Ld->isVolatile(),
21778                                 Ld->isNonTemporal(), Ld->isInvariant(),
21779                                 std::min(16U, Alignment));
21780     SDValue TF = DAG.getNode(ISD::TokenFactor, dl, MVT::Other,
21781                              Load1.getValue(1),
21782                              Load2.getValue(1));
21783
21784     SDValue NewVec = DAG.getUNDEF(RegVT);
21785     NewVec = Insert128BitVector(NewVec, Load1, 0, DAG, dl);
21786     NewVec = Insert128BitVector(NewVec, Load2, NumElems/2, DAG, dl);
21787     return DCI.CombineTo(N, NewVec, TF, true);
21788   }
21789
21790   return SDValue();
21791 }
21792
21793 /// PerformSTORECombine - Do target-specific dag combines on STORE nodes.
21794 static SDValue PerformSTORECombine(SDNode *N, SelectionDAG &DAG,
21795                                    const X86Subtarget *Subtarget) {
21796   StoreSDNode *St = cast<StoreSDNode>(N);
21797   EVT VT = St->getValue().getValueType();
21798   EVT StVT = St->getMemoryVT();
21799   SDLoc dl(St);
21800   SDValue StoredVal = St->getOperand(1);
21801   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
21802
21803   // If we are saving a concatenation of two XMM registers, perform two stores.
21804   // On Sandy Bridge, 256-bit memory operations are executed by two
21805   // 128-bit ports. However, on Haswell it is better to issue a single 256-bit
21806   // memory  operation.
21807   unsigned Alignment = St->getAlignment();
21808   bool IsAligned = Alignment == 0 || Alignment >= VT.getSizeInBits()/8;
21809   if (VT.is256BitVector() && !Subtarget->hasInt256() &&
21810       StVT == VT && !IsAligned) {
21811     unsigned NumElems = VT.getVectorNumElements();
21812     if (NumElems < 2)
21813       return SDValue();
21814
21815     SDValue Value0 = Extract128BitVector(StoredVal, 0, DAG, dl);
21816     SDValue Value1 = Extract128BitVector(StoredVal, NumElems/2, DAG, dl);
21817
21818     SDValue Stride = DAG.getConstant(16, TLI.getPointerTy());
21819     SDValue Ptr0 = St->getBasePtr();
21820     SDValue Ptr1 = DAG.getNode(ISD::ADD, dl, Ptr0.getValueType(), Ptr0, Stride);
21821
21822     SDValue Ch0 = DAG.getStore(St->getChain(), dl, Value0, Ptr0,
21823                                 St->getPointerInfo(), St->isVolatile(),
21824                                 St->isNonTemporal(), Alignment);
21825     SDValue Ch1 = DAG.getStore(St->getChain(), dl, Value1, Ptr1,
21826                                 St->getPointerInfo(), St->isVolatile(),
21827                                 St->isNonTemporal(),
21828                                 std::min(16U, Alignment));
21829     return DAG.getNode(ISD::TokenFactor, dl, MVT::Other, Ch0, Ch1);
21830   }
21831
21832   // Optimize trunc store (of multiple scalars) to shuffle and store.
21833   // First, pack all of the elements in one place. Next, store to memory
21834   // in fewer chunks.
21835   if (St->isTruncatingStore() && VT.isVector()) {
21836     const TargetLowering &TLI = DAG.getTargetLoweringInfo();
21837     unsigned NumElems = VT.getVectorNumElements();
21838     assert(StVT != VT && "Cannot truncate to the same type");
21839     unsigned FromSz = VT.getVectorElementType().getSizeInBits();
21840     unsigned ToSz = StVT.getVectorElementType().getSizeInBits();
21841
21842     // From, To sizes and ElemCount must be pow of two
21843     if (!isPowerOf2_32(NumElems * FromSz * ToSz)) return SDValue();
21844     // We are going to use the original vector elt for storing.
21845     // Accumulated smaller vector elements must be a multiple of the store size.
21846     if (0 != (NumElems * FromSz) % ToSz) return SDValue();
21847
21848     unsigned SizeRatio  = FromSz / ToSz;
21849
21850     assert(SizeRatio * NumElems * ToSz == VT.getSizeInBits());
21851
21852     // Create a type on which we perform the shuffle
21853     EVT WideVecVT = EVT::getVectorVT(*DAG.getContext(),
21854             StVT.getScalarType(), NumElems*SizeRatio);
21855
21856     assert(WideVecVT.getSizeInBits() == VT.getSizeInBits());
21857
21858     SDValue WideVec = DAG.getNode(ISD::BITCAST, dl, WideVecVT, St->getValue());
21859     SmallVector<int, 8> ShuffleVec(NumElems * SizeRatio, -1);
21860     for (unsigned i = 0; i != NumElems; ++i)
21861       ShuffleVec[i] = i * SizeRatio;
21862
21863     // Can't shuffle using an illegal type.
21864     if (!TLI.isTypeLegal(WideVecVT))
21865       return SDValue();
21866
21867     SDValue Shuff = DAG.getVectorShuffle(WideVecVT, dl, WideVec,
21868                                          DAG.getUNDEF(WideVecVT),
21869                                          &ShuffleVec[0]);
21870     // At this point all of the data is stored at the bottom of the
21871     // register. We now need to save it to mem.
21872
21873     // Find the largest store unit
21874     MVT StoreType = MVT::i8;
21875     for (unsigned tp = MVT::FIRST_INTEGER_VALUETYPE;
21876          tp < MVT::LAST_INTEGER_VALUETYPE; ++tp) {
21877       MVT Tp = (MVT::SimpleValueType)tp;
21878       if (TLI.isTypeLegal(Tp) && Tp.getSizeInBits() <= NumElems * ToSz)
21879         StoreType = Tp;
21880     }
21881
21882     // On 32bit systems, we can't save 64bit integers. Try bitcasting to F64.
21883     if (TLI.isTypeLegal(MVT::f64) && StoreType.getSizeInBits() < 64 &&
21884         (64 <= NumElems * ToSz))
21885       StoreType = MVT::f64;
21886
21887     // Bitcast the original vector into a vector of store-size units
21888     EVT StoreVecVT = EVT::getVectorVT(*DAG.getContext(),
21889             StoreType, VT.getSizeInBits()/StoreType.getSizeInBits());
21890     assert(StoreVecVT.getSizeInBits() == VT.getSizeInBits());
21891     SDValue ShuffWide = DAG.getNode(ISD::BITCAST, dl, StoreVecVT, Shuff);
21892     SmallVector<SDValue, 8> Chains;
21893     SDValue Increment = DAG.getConstant(StoreType.getSizeInBits()/8,
21894                                         TLI.getPointerTy());
21895     SDValue Ptr = St->getBasePtr();
21896
21897     // Perform one or more big stores into memory.
21898     for (unsigned i=0, e=(ToSz*NumElems)/StoreType.getSizeInBits(); i!=e; ++i) {
21899       SDValue SubVec = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl,
21900                                    StoreType, ShuffWide,
21901                                    DAG.getIntPtrConstant(i));
21902       SDValue Ch = DAG.getStore(St->getChain(), dl, SubVec, Ptr,
21903                                 St->getPointerInfo(), St->isVolatile(),
21904                                 St->isNonTemporal(), St->getAlignment());
21905       Ptr = DAG.getNode(ISD::ADD, dl, Ptr.getValueType(), Ptr, Increment);
21906       Chains.push_back(Ch);
21907     }
21908
21909     return DAG.getNode(ISD::TokenFactor, dl, MVT::Other, Chains);
21910   }
21911
21912   // Turn load->store of MMX types into GPR load/stores.  This avoids clobbering
21913   // the FP state in cases where an emms may be missing.
21914   // A preferable solution to the general problem is to figure out the right
21915   // places to insert EMMS.  This qualifies as a quick hack.
21916
21917   // Similarly, turn load->store of i64 into double load/stores in 32-bit mode.
21918   if (VT.getSizeInBits() != 64)
21919     return SDValue();
21920
21921   const Function *F = DAG.getMachineFunction().getFunction();
21922   bool NoImplicitFloatOps = F->getAttributes().
21923     hasAttribute(AttributeSet::FunctionIndex, Attribute::NoImplicitFloat);
21924   bool F64IsLegal = !DAG.getTarget().Options.UseSoftFloat && !NoImplicitFloatOps
21925                      && Subtarget->hasSSE2();
21926   if ((VT.isVector() ||
21927        (VT == MVT::i64 && F64IsLegal && !Subtarget->is64Bit())) &&
21928       isa<LoadSDNode>(St->getValue()) &&
21929       !cast<LoadSDNode>(St->getValue())->isVolatile() &&
21930       St->getChain().hasOneUse() && !St->isVolatile()) {
21931     SDNode* LdVal = St->getValue().getNode();
21932     LoadSDNode *Ld = nullptr;
21933     int TokenFactorIndex = -1;
21934     SmallVector<SDValue, 8> Ops;
21935     SDNode* ChainVal = St->getChain().getNode();
21936     // Must be a store of a load.  We currently handle two cases:  the load
21937     // is a direct child, and it's under an intervening TokenFactor.  It is
21938     // possible to dig deeper under nested TokenFactors.
21939     if (ChainVal == LdVal)
21940       Ld = cast<LoadSDNode>(St->getChain());
21941     else if (St->getValue().hasOneUse() &&
21942              ChainVal->getOpcode() == ISD::TokenFactor) {
21943       for (unsigned i = 0, e = ChainVal->getNumOperands(); i != e; ++i) {
21944         if (ChainVal->getOperand(i).getNode() == LdVal) {
21945           TokenFactorIndex = i;
21946           Ld = cast<LoadSDNode>(St->getValue());
21947         } else
21948           Ops.push_back(ChainVal->getOperand(i));
21949       }
21950     }
21951
21952     if (!Ld || !ISD::isNormalLoad(Ld))
21953       return SDValue();
21954
21955     // If this is not the MMX case, i.e. we are just turning i64 load/store
21956     // into f64 load/store, avoid the transformation if there are multiple
21957     // uses of the loaded value.
21958     if (!VT.isVector() && !Ld->hasNUsesOfValue(1, 0))
21959       return SDValue();
21960
21961     SDLoc LdDL(Ld);
21962     SDLoc StDL(N);
21963     // If we are a 64-bit capable x86, lower to a single movq load/store pair.
21964     // Otherwise, if it's legal to use f64 SSE instructions, use f64 load/store
21965     // pair instead.
21966     if (Subtarget->is64Bit() || F64IsLegal) {
21967       EVT LdVT = Subtarget->is64Bit() ? MVT::i64 : MVT::f64;
21968       SDValue NewLd = DAG.getLoad(LdVT, LdDL, Ld->getChain(), Ld->getBasePtr(),
21969                                   Ld->getPointerInfo(), Ld->isVolatile(),
21970                                   Ld->isNonTemporal(), Ld->isInvariant(),
21971                                   Ld->getAlignment());
21972       SDValue NewChain = NewLd.getValue(1);
21973       if (TokenFactorIndex != -1) {
21974         Ops.push_back(NewChain);
21975         NewChain = DAG.getNode(ISD::TokenFactor, LdDL, MVT::Other, Ops);
21976       }
21977       return DAG.getStore(NewChain, StDL, NewLd, St->getBasePtr(),
21978                           St->getPointerInfo(),
21979                           St->isVolatile(), St->isNonTemporal(),
21980                           St->getAlignment());
21981     }
21982
21983     // Otherwise, lower to two pairs of 32-bit loads / stores.
21984     SDValue LoAddr = Ld->getBasePtr();
21985     SDValue HiAddr = DAG.getNode(ISD::ADD, LdDL, MVT::i32, LoAddr,
21986                                  DAG.getConstant(4, MVT::i32));
21987
21988     SDValue LoLd = DAG.getLoad(MVT::i32, LdDL, Ld->getChain(), LoAddr,
21989                                Ld->getPointerInfo(),
21990                                Ld->isVolatile(), Ld->isNonTemporal(),
21991                                Ld->isInvariant(), Ld->getAlignment());
21992     SDValue HiLd = DAG.getLoad(MVT::i32, LdDL, Ld->getChain(), HiAddr,
21993                                Ld->getPointerInfo().getWithOffset(4),
21994                                Ld->isVolatile(), Ld->isNonTemporal(),
21995                                Ld->isInvariant(),
21996                                MinAlign(Ld->getAlignment(), 4));
21997
21998     SDValue NewChain = LoLd.getValue(1);
21999     if (TokenFactorIndex != -1) {
22000       Ops.push_back(LoLd);
22001       Ops.push_back(HiLd);
22002       NewChain = DAG.getNode(ISD::TokenFactor, LdDL, MVT::Other, Ops);
22003     }
22004
22005     LoAddr = St->getBasePtr();
22006     HiAddr = DAG.getNode(ISD::ADD, StDL, MVT::i32, LoAddr,
22007                          DAG.getConstant(4, MVT::i32));
22008
22009     SDValue LoSt = DAG.getStore(NewChain, StDL, LoLd, LoAddr,
22010                                 St->getPointerInfo(),
22011                                 St->isVolatile(), St->isNonTemporal(),
22012                                 St->getAlignment());
22013     SDValue HiSt = DAG.getStore(NewChain, StDL, HiLd, HiAddr,
22014                                 St->getPointerInfo().getWithOffset(4),
22015                                 St->isVolatile(),
22016                                 St->isNonTemporal(),
22017                                 MinAlign(St->getAlignment(), 4));
22018     return DAG.getNode(ISD::TokenFactor, StDL, MVT::Other, LoSt, HiSt);
22019   }
22020   return SDValue();
22021 }
22022
22023 /// isHorizontalBinOp - Return 'true' if this vector operation is "horizontal"
22024 /// and return the operands for the horizontal operation in LHS and RHS.  A
22025 /// horizontal operation performs the binary operation on successive elements
22026 /// of its first operand, then on successive elements of its second operand,
22027 /// returning the resulting values in a vector.  For example, if
22028 ///   A = < float a0, float a1, float a2, float a3 >
22029 /// and
22030 ///   B = < float b0, float b1, float b2, float b3 >
22031 /// then the result of doing a horizontal operation on A and B is
22032 ///   A horizontal-op B = < a0 op a1, a2 op a3, b0 op b1, b2 op b3 >.
22033 /// In short, LHS and RHS are inspected to see if LHS op RHS is of the form
22034 /// A horizontal-op B, for some already available A and B, and if so then LHS is
22035 /// set to A, RHS to B, and the routine returns 'true'.
22036 /// Note that the binary operation should have the property that if one of the
22037 /// operands is UNDEF then the result is UNDEF.
22038 static bool isHorizontalBinOp(SDValue &LHS, SDValue &RHS, bool IsCommutative) {
22039   // Look for the following pattern: if
22040   //   A = < float a0, float a1, float a2, float a3 >
22041   //   B = < float b0, float b1, float b2, float b3 >
22042   // and
22043   //   LHS = VECTOR_SHUFFLE A, B, <0, 2, 4, 6>
22044   //   RHS = VECTOR_SHUFFLE A, B, <1, 3, 5, 7>
22045   // then LHS op RHS = < a0 op a1, a2 op a3, b0 op b1, b2 op b3 >
22046   // which is A horizontal-op B.
22047
22048   // At least one of the operands should be a vector shuffle.
22049   if (LHS.getOpcode() != ISD::VECTOR_SHUFFLE &&
22050       RHS.getOpcode() != ISD::VECTOR_SHUFFLE)
22051     return false;
22052
22053   MVT VT = LHS.getSimpleValueType();
22054
22055   assert((VT.is128BitVector() || VT.is256BitVector()) &&
22056          "Unsupported vector type for horizontal add/sub");
22057
22058   // Handle 128 and 256-bit vector lengths. AVX defines horizontal add/sub to
22059   // operate independently on 128-bit lanes.
22060   unsigned NumElts = VT.getVectorNumElements();
22061   unsigned NumLanes = VT.getSizeInBits()/128;
22062   unsigned NumLaneElts = NumElts / NumLanes;
22063   assert((NumLaneElts % 2 == 0) &&
22064          "Vector type should have an even number of elements in each lane");
22065   unsigned HalfLaneElts = NumLaneElts/2;
22066
22067   // View LHS in the form
22068   //   LHS = VECTOR_SHUFFLE A, B, LMask
22069   // If LHS is not a shuffle then pretend it is the shuffle
22070   //   LHS = VECTOR_SHUFFLE LHS, undef, <0, 1, ..., N-1>
22071   // NOTE: in what follows a default initialized SDValue represents an UNDEF of
22072   // type VT.
22073   SDValue A, B;
22074   SmallVector<int, 16> LMask(NumElts);
22075   if (LHS.getOpcode() == ISD::VECTOR_SHUFFLE) {
22076     if (LHS.getOperand(0).getOpcode() != ISD::UNDEF)
22077       A = LHS.getOperand(0);
22078     if (LHS.getOperand(1).getOpcode() != ISD::UNDEF)
22079       B = LHS.getOperand(1);
22080     ArrayRef<int> Mask = cast<ShuffleVectorSDNode>(LHS.getNode())->getMask();
22081     std::copy(Mask.begin(), Mask.end(), LMask.begin());
22082   } else {
22083     if (LHS.getOpcode() != ISD::UNDEF)
22084       A = LHS;
22085     for (unsigned i = 0; i != NumElts; ++i)
22086       LMask[i] = i;
22087   }
22088
22089   // Likewise, view RHS in the form
22090   //   RHS = VECTOR_SHUFFLE C, D, RMask
22091   SDValue C, D;
22092   SmallVector<int, 16> RMask(NumElts);
22093   if (RHS.getOpcode() == ISD::VECTOR_SHUFFLE) {
22094     if (RHS.getOperand(0).getOpcode() != ISD::UNDEF)
22095       C = RHS.getOperand(0);
22096     if (RHS.getOperand(1).getOpcode() != ISD::UNDEF)
22097       D = RHS.getOperand(1);
22098     ArrayRef<int> Mask = cast<ShuffleVectorSDNode>(RHS.getNode())->getMask();
22099     std::copy(Mask.begin(), Mask.end(), RMask.begin());
22100   } else {
22101     if (RHS.getOpcode() != ISD::UNDEF)
22102       C = RHS;
22103     for (unsigned i = 0; i != NumElts; ++i)
22104       RMask[i] = i;
22105   }
22106
22107   // Check that the shuffles are both shuffling the same vectors.
22108   if (!(A == C && B == D) && !(A == D && B == C))
22109     return false;
22110
22111   // If everything is UNDEF then bail out: it would be better to fold to UNDEF.
22112   if (!A.getNode() && !B.getNode())
22113     return false;
22114
22115   // If A and B occur in reverse order in RHS, then "swap" them (which means
22116   // rewriting the mask).
22117   if (A != C)
22118     CommuteVectorShuffleMask(RMask, NumElts);
22119
22120   // At this point LHS and RHS are equivalent to
22121   //   LHS = VECTOR_SHUFFLE A, B, LMask
22122   //   RHS = VECTOR_SHUFFLE A, B, RMask
22123   // Check that the masks correspond to performing a horizontal operation.
22124   for (unsigned l = 0; l != NumElts; l += NumLaneElts) {
22125     for (unsigned i = 0; i != NumLaneElts; ++i) {
22126       int LIdx = LMask[i+l], RIdx = RMask[i+l];
22127
22128       // Ignore any UNDEF components.
22129       if (LIdx < 0 || RIdx < 0 ||
22130           (!A.getNode() && (LIdx < (int)NumElts || RIdx < (int)NumElts)) ||
22131           (!B.getNode() && (LIdx >= (int)NumElts || RIdx >= (int)NumElts)))
22132         continue;
22133
22134       // Check that successive elements are being operated on.  If not, this is
22135       // not a horizontal operation.
22136       unsigned Src = (i/HalfLaneElts); // each lane is split between srcs
22137       int Index = 2*(i%HalfLaneElts) + NumElts*Src + l;
22138       if (!(LIdx == Index && RIdx == Index + 1) &&
22139           !(IsCommutative && LIdx == Index + 1 && RIdx == Index))
22140         return false;
22141     }
22142   }
22143
22144   LHS = A.getNode() ? A : B; // If A is 'UNDEF', use B for it.
22145   RHS = B.getNode() ? B : A; // If B is 'UNDEF', use A for it.
22146   return true;
22147 }
22148
22149 /// PerformFADDCombine - Do target-specific dag combines on floating point adds.
22150 static SDValue PerformFADDCombine(SDNode *N, SelectionDAG &DAG,
22151                                   const X86Subtarget *Subtarget) {
22152   EVT VT = N->getValueType(0);
22153   SDValue LHS = N->getOperand(0);
22154   SDValue RHS = N->getOperand(1);
22155
22156   // Try to synthesize horizontal adds from adds of shuffles.
22157   if (((Subtarget->hasSSE3() && (VT == MVT::v4f32 || VT == MVT::v2f64)) ||
22158        (Subtarget->hasFp256() && (VT == MVT::v8f32 || VT == MVT::v4f64))) &&
22159       isHorizontalBinOp(LHS, RHS, true))
22160     return DAG.getNode(X86ISD::FHADD, SDLoc(N), VT, LHS, RHS);
22161   return SDValue();
22162 }
22163
22164 /// PerformFSUBCombine - Do target-specific dag combines on floating point subs.
22165 static SDValue PerformFSUBCombine(SDNode *N, SelectionDAG &DAG,
22166                                   const X86Subtarget *Subtarget) {
22167   EVT VT = N->getValueType(0);
22168   SDValue LHS = N->getOperand(0);
22169   SDValue RHS = N->getOperand(1);
22170
22171   // Try to synthesize horizontal subs from subs of shuffles.
22172   if (((Subtarget->hasSSE3() && (VT == MVT::v4f32 || VT == MVT::v2f64)) ||
22173        (Subtarget->hasFp256() && (VT == MVT::v8f32 || VT == MVT::v4f64))) &&
22174       isHorizontalBinOp(LHS, RHS, false))
22175     return DAG.getNode(X86ISD::FHSUB, SDLoc(N), VT, LHS, RHS);
22176   return SDValue();
22177 }
22178
22179 /// PerformFORCombine - Do target-specific dag combines on X86ISD::FOR and
22180 /// X86ISD::FXOR nodes.
22181 static SDValue PerformFORCombine(SDNode *N, SelectionDAG &DAG) {
22182   assert(N->getOpcode() == X86ISD::FOR || N->getOpcode() == X86ISD::FXOR);
22183   // F[X]OR(0.0, x) -> x
22184   // F[X]OR(x, 0.0) -> x
22185   if (ConstantFPSDNode *C = dyn_cast<ConstantFPSDNode>(N->getOperand(0)))
22186     if (C->getValueAPF().isPosZero())
22187       return N->getOperand(1);
22188   if (ConstantFPSDNode *C = dyn_cast<ConstantFPSDNode>(N->getOperand(1)))
22189     if (C->getValueAPF().isPosZero())
22190       return N->getOperand(0);
22191   return SDValue();
22192 }
22193
22194 /// PerformFMinFMaxCombine - Do target-specific dag combines on X86ISD::FMIN and
22195 /// X86ISD::FMAX nodes.
22196 static SDValue PerformFMinFMaxCombine(SDNode *N, SelectionDAG &DAG) {
22197   assert(N->getOpcode() == X86ISD::FMIN || N->getOpcode() == X86ISD::FMAX);
22198
22199   // Only perform optimizations if UnsafeMath is used.
22200   if (!DAG.getTarget().Options.UnsafeFPMath)
22201     return SDValue();
22202
22203   // If we run in unsafe-math mode, then convert the FMAX and FMIN nodes
22204   // into FMINC and FMAXC, which are Commutative operations.
22205   unsigned NewOp = 0;
22206   switch (N->getOpcode()) {
22207     default: llvm_unreachable("unknown opcode");
22208     case X86ISD::FMIN:  NewOp = X86ISD::FMINC; break;
22209     case X86ISD::FMAX:  NewOp = X86ISD::FMAXC; break;
22210   }
22211
22212   return DAG.getNode(NewOp, SDLoc(N), N->getValueType(0),
22213                      N->getOperand(0), N->getOperand(1));
22214 }
22215
22216 /// PerformFANDCombine - Do target-specific dag combines on X86ISD::FAND nodes.
22217 static SDValue PerformFANDCombine(SDNode *N, SelectionDAG &DAG) {
22218   // FAND(0.0, x) -> 0.0
22219   // FAND(x, 0.0) -> 0.0
22220   if (ConstantFPSDNode *C = dyn_cast<ConstantFPSDNode>(N->getOperand(0)))
22221     if (C->getValueAPF().isPosZero())
22222       return N->getOperand(0);
22223   if (ConstantFPSDNode *C = dyn_cast<ConstantFPSDNode>(N->getOperand(1)))
22224     if (C->getValueAPF().isPosZero())
22225       return N->getOperand(1);
22226   return SDValue();
22227 }
22228
22229 /// PerformFANDNCombine - Do target-specific dag combines on X86ISD::FANDN nodes
22230 static SDValue PerformFANDNCombine(SDNode *N, SelectionDAG &DAG) {
22231   // FANDN(x, 0.0) -> 0.0
22232   // FANDN(0.0, x) -> x
22233   if (ConstantFPSDNode *C = dyn_cast<ConstantFPSDNode>(N->getOperand(0)))
22234     if (C->getValueAPF().isPosZero())
22235       return N->getOperand(1);
22236   if (ConstantFPSDNode *C = dyn_cast<ConstantFPSDNode>(N->getOperand(1)))
22237     if (C->getValueAPF().isPosZero())
22238       return N->getOperand(1);
22239   return SDValue();
22240 }
22241
22242 static SDValue PerformBTCombine(SDNode *N,
22243                                 SelectionDAG &DAG,
22244                                 TargetLowering::DAGCombinerInfo &DCI) {
22245   // BT ignores high bits in the bit index operand.
22246   SDValue Op1 = N->getOperand(1);
22247   if (Op1.hasOneUse()) {
22248     unsigned BitWidth = Op1.getValueSizeInBits();
22249     APInt DemandedMask = APInt::getLowBitsSet(BitWidth, Log2_32(BitWidth));
22250     APInt KnownZero, KnownOne;
22251     TargetLowering::TargetLoweringOpt TLO(DAG, !DCI.isBeforeLegalize(),
22252                                           !DCI.isBeforeLegalizeOps());
22253     const TargetLowering &TLI = DAG.getTargetLoweringInfo();
22254     if (TLO.ShrinkDemandedConstant(Op1, DemandedMask) ||
22255         TLI.SimplifyDemandedBits(Op1, DemandedMask, KnownZero, KnownOne, TLO))
22256       DCI.CommitTargetLoweringOpt(TLO);
22257   }
22258   return SDValue();
22259 }
22260
22261 static SDValue PerformVZEXT_MOVLCombine(SDNode *N, SelectionDAG &DAG) {
22262   SDValue Op = N->getOperand(0);
22263   if (Op.getOpcode() == ISD::BITCAST)
22264     Op = Op.getOperand(0);
22265   EVT VT = N->getValueType(0), OpVT = Op.getValueType();
22266   if (Op.getOpcode() == X86ISD::VZEXT_LOAD &&
22267       VT.getVectorElementType().getSizeInBits() ==
22268       OpVT.getVectorElementType().getSizeInBits()) {
22269     return DAG.getNode(ISD::BITCAST, SDLoc(N), VT, Op);
22270   }
22271   return SDValue();
22272 }
22273
22274 static SDValue PerformSIGN_EXTEND_INREGCombine(SDNode *N, SelectionDAG &DAG,
22275                                                const X86Subtarget *Subtarget) {
22276   EVT VT = N->getValueType(0);
22277   if (!VT.isVector())
22278     return SDValue();
22279
22280   SDValue N0 = N->getOperand(0);
22281   SDValue N1 = N->getOperand(1);
22282   EVT ExtraVT = cast<VTSDNode>(N1)->getVT();
22283   SDLoc dl(N);
22284
22285   // The SIGN_EXTEND_INREG to v4i64 is expensive operation on the
22286   // both SSE and AVX2 since there is no sign-extended shift right
22287   // operation on a vector with 64-bit elements.
22288   //(sext_in_reg (v4i64 anyext (v4i32 x )), ExtraVT) ->
22289   // (v4i64 sext (v4i32 sext_in_reg (v4i32 x , ExtraVT)))
22290   if (VT == MVT::v4i64 && (N0.getOpcode() == ISD::ANY_EXTEND ||
22291       N0.getOpcode() == ISD::SIGN_EXTEND)) {
22292     SDValue N00 = N0.getOperand(0);
22293
22294     // EXTLOAD has a better solution on AVX2,
22295     // it may be replaced with X86ISD::VSEXT node.
22296     if (N00.getOpcode() == ISD::LOAD && Subtarget->hasInt256())
22297       if (!ISD::isNormalLoad(N00.getNode()))
22298         return SDValue();
22299
22300     if (N00.getValueType() == MVT::v4i32 && ExtraVT.getSizeInBits() < 128) {
22301         SDValue Tmp = DAG.getNode(ISD::SIGN_EXTEND_INREG, dl, MVT::v4i32,
22302                                   N00, N1);
22303       return DAG.getNode(ISD::SIGN_EXTEND, dl, MVT::v4i64, Tmp);
22304     }
22305   }
22306   return SDValue();
22307 }
22308
22309 static SDValue PerformSExtCombine(SDNode *N, SelectionDAG &DAG,
22310                                   TargetLowering::DAGCombinerInfo &DCI,
22311                                   const X86Subtarget *Subtarget) {
22312   if (!DCI.isBeforeLegalizeOps())
22313     return SDValue();
22314
22315   if (!Subtarget->hasFp256())
22316     return SDValue();
22317
22318   EVT VT = N->getValueType(0);
22319   if (VT.isVector() && VT.getSizeInBits() == 256) {
22320     SDValue R = WidenMaskArithmetic(N, DAG, DCI, Subtarget);
22321     if (R.getNode())
22322       return R;
22323   }
22324
22325   return SDValue();
22326 }
22327
22328 static SDValue PerformFMACombine(SDNode *N, SelectionDAG &DAG,
22329                                  const X86Subtarget* Subtarget) {
22330   SDLoc dl(N);
22331   EVT VT = N->getValueType(0);
22332
22333   // Let legalize expand this if it isn't a legal type yet.
22334   if (!DAG.getTargetLoweringInfo().isTypeLegal(VT))
22335     return SDValue();
22336
22337   EVT ScalarVT = VT.getScalarType();
22338   if ((ScalarVT != MVT::f32 && ScalarVT != MVT::f64) ||
22339       (!Subtarget->hasFMA() && !Subtarget->hasFMA4()))
22340     return SDValue();
22341
22342   SDValue A = N->getOperand(0);
22343   SDValue B = N->getOperand(1);
22344   SDValue C = N->getOperand(2);
22345
22346   bool NegA = (A.getOpcode() == ISD::FNEG);
22347   bool NegB = (B.getOpcode() == ISD::FNEG);
22348   bool NegC = (C.getOpcode() == ISD::FNEG);
22349
22350   // Negative multiplication when NegA xor NegB
22351   bool NegMul = (NegA != NegB);
22352   if (NegA)
22353     A = A.getOperand(0);
22354   if (NegB)
22355     B = B.getOperand(0);
22356   if (NegC)
22357     C = C.getOperand(0);
22358
22359   unsigned Opcode;
22360   if (!NegMul)
22361     Opcode = (!NegC) ? X86ISD::FMADD : X86ISD::FMSUB;
22362   else
22363     Opcode = (!NegC) ? X86ISD::FNMADD : X86ISD::FNMSUB;
22364
22365   return DAG.getNode(Opcode, dl, VT, A, B, C);
22366 }
22367
22368 static SDValue PerformZExtCombine(SDNode *N, SelectionDAG &DAG,
22369                                   TargetLowering::DAGCombinerInfo &DCI,
22370                                   const X86Subtarget *Subtarget) {
22371   // (i32 zext (and (i8  x86isd::setcc_carry), 1)) ->
22372   //           (and (i32 x86isd::setcc_carry), 1)
22373   // This eliminates the zext. This transformation is necessary because
22374   // ISD::SETCC is always legalized to i8.
22375   SDLoc dl(N);
22376   SDValue N0 = N->getOperand(0);
22377   EVT VT = N->getValueType(0);
22378
22379   if (N0.getOpcode() == ISD::AND &&
22380       N0.hasOneUse() &&
22381       N0.getOperand(0).hasOneUse()) {
22382     SDValue N00 = N0.getOperand(0);
22383     if (N00.getOpcode() == X86ISD::SETCC_CARRY) {
22384       ConstantSDNode *C = dyn_cast<ConstantSDNode>(N0.getOperand(1));
22385       if (!C || C->getZExtValue() != 1)
22386         return SDValue();
22387       return DAG.getNode(ISD::AND, dl, VT,
22388                          DAG.getNode(X86ISD::SETCC_CARRY, dl, VT,
22389                                      N00.getOperand(0), N00.getOperand(1)),
22390                          DAG.getConstant(1, VT));
22391     }
22392   }
22393
22394   if (N0.getOpcode() == ISD::TRUNCATE &&
22395       N0.hasOneUse() &&
22396       N0.getOperand(0).hasOneUse()) {
22397     SDValue N00 = N0.getOperand(0);
22398     if (N00.getOpcode() == X86ISD::SETCC_CARRY) {
22399       return DAG.getNode(ISD::AND, dl, VT,
22400                          DAG.getNode(X86ISD::SETCC_CARRY, dl, VT,
22401                                      N00.getOperand(0), N00.getOperand(1)),
22402                          DAG.getConstant(1, VT));
22403     }
22404   }
22405   if (VT.is256BitVector()) {
22406     SDValue R = WidenMaskArithmetic(N, DAG, DCI, Subtarget);
22407     if (R.getNode())
22408       return R;
22409   }
22410
22411   return SDValue();
22412 }
22413
22414 // Optimize x == -y --> x+y == 0
22415 //          x != -y --> x+y != 0
22416 static SDValue PerformISDSETCCCombine(SDNode *N, SelectionDAG &DAG,
22417                                       const X86Subtarget* Subtarget) {
22418   ISD::CondCode CC = cast<CondCodeSDNode>(N->getOperand(2))->get();
22419   SDValue LHS = N->getOperand(0);
22420   SDValue RHS = N->getOperand(1);
22421   EVT VT = N->getValueType(0);
22422   SDLoc DL(N);
22423
22424   if ((CC == ISD::SETNE || CC == ISD::SETEQ) && LHS.getOpcode() == ISD::SUB)
22425     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(LHS.getOperand(0)))
22426       if (C->getAPIntValue() == 0 && LHS.hasOneUse()) {
22427         SDValue addV = DAG.getNode(ISD::ADD, SDLoc(N),
22428                                    LHS.getValueType(), RHS, LHS.getOperand(1));
22429         return DAG.getSetCC(SDLoc(N), N->getValueType(0),
22430                             addV, DAG.getConstant(0, addV.getValueType()), CC);
22431       }
22432   if ((CC == ISD::SETNE || CC == ISD::SETEQ) && RHS.getOpcode() == ISD::SUB)
22433     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(RHS.getOperand(0)))
22434       if (C->getAPIntValue() == 0 && RHS.hasOneUse()) {
22435         SDValue addV = DAG.getNode(ISD::ADD, SDLoc(N),
22436                                    RHS.getValueType(), LHS, RHS.getOperand(1));
22437         return DAG.getSetCC(SDLoc(N), N->getValueType(0),
22438                             addV, DAG.getConstant(0, addV.getValueType()), CC);
22439       }
22440
22441   if (VT.getScalarType() == MVT::i1) {
22442     bool IsSEXT0 = (LHS.getOpcode() == ISD::SIGN_EXTEND) &&
22443       (LHS.getOperand(0).getValueType().getScalarType() ==  MVT::i1);
22444     bool IsVZero0 = ISD::isBuildVectorAllZeros(LHS.getNode());
22445     if (!IsSEXT0 && !IsVZero0)
22446       return SDValue();
22447     bool IsSEXT1 = (RHS.getOpcode() == ISD::SIGN_EXTEND) &&
22448       (RHS.getOperand(0).getValueType().getScalarType() ==  MVT::i1);
22449     bool IsVZero1 = ISD::isBuildVectorAllZeros(RHS.getNode());
22450
22451     if (!IsSEXT1 && !IsVZero1)
22452       return SDValue();
22453
22454     if (IsSEXT0 && IsVZero1) {
22455       assert(VT == LHS.getOperand(0).getValueType() && "Uexpected operand type");
22456       if (CC == ISD::SETEQ)
22457         return DAG.getNOT(DL, LHS.getOperand(0), VT);
22458       return LHS.getOperand(0);
22459     }
22460     if (IsSEXT1 && IsVZero0) {
22461       assert(VT == RHS.getOperand(0).getValueType() && "Uexpected operand type");
22462       if (CC == ISD::SETEQ)
22463         return DAG.getNOT(DL, RHS.getOperand(0), VT);
22464       return RHS.getOperand(0);
22465     }
22466   }
22467
22468   return SDValue();
22469 }
22470
22471 static SDValue PerformINSERTPSCombine(SDNode *N, SelectionDAG &DAG,
22472                                       const X86Subtarget *Subtarget) {
22473   SDLoc dl(N);
22474   MVT VT = N->getOperand(1)->getSimpleValueType(0);
22475   assert((VT == MVT::v4f32 || VT == MVT::v4i32) &&
22476          "X86insertps is only defined for v4x32");
22477
22478   SDValue Ld = N->getOperand(1);
22479   if (MayFoldLoad(Ld)) {
22480     // Extract the countS bits from the immediate so we can get the proper
22481     // address when narrowing the vector load to a specific element.
22482     // When the second source op is a memory address, interps doesn't use
22483     // countS and just gets an f32 from that address.
22484     unsigned DestIndex =
22485         cast<ConstantSDNode>(N->getOperand(2))->getZExtValue() >> 6;
22486     Ld = NarrowVectorLoadToElement(cast<LoadSDNode>(Ld), DestIndex, DAG);
22487   } else
22488     return SDValue();
22489
22490   // Create this as a scalar to vector to match the instruction pattern.
22491   SDValue LoadScalarToVector = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, VT, Ld);
22492   // countS bits are ignored when loading from memory on insertps, which
22493   // means we don't need to explicitly set them to 0.
22494   return DAG.getNode(X86ISD::INSERTPS, dl, VT, N->getOperand(0),
22495                      LoadScalarToVector, N->getOperand(2));
22496 }
22497
22498 // Helper function of PerformSETCCCombine. It is to materialize "setb reg"
22499 // as "sbb reg,reg", since it can be extended without zext and produces
22500 // an all-ones bit which is more useful than 0/1 in some cases.
22501 static SDValue MaterializeSETB(SDLoc DL, SDValue EFLAGS, SelectionDAG &DAG,
22502                                MVT VT) {
22503   if (VT == MVT::i8)
22504     return DAG.getNode(ISD::AND, DL, VT,
22505                        DAG.getNode(X86ISD::SETCC_CARRY, DL, MVT::i8,
22506                                    DAG.getConstant(X86::COND_B, MVT::i8), EFLAGS),
22507                        DAG.getConstant(1, VT));
22508   assert (VT == MVT::i1 && "Unexpected type for SECCC node");
22509   return DAG.getNode(ISD::TRUNCATE, DL, MVT::i1,
22510                      DAG.getNode(X86ISD::SETCC_CARRY, DL, MVT::i8,
22511                                  DAG.getConstant(X86::COND_B, MVT::i8), EFLAGS));
22512 }
22513
22514 // Optimize  RES = X86ISD::SETCC CONDCODE, EFLAG_INPUT
22515 static SDValue PerformSETCCCombine(SDNode *N, SelectionDAG &DAG,
22516                                    TargetLowering::DAGCombinerInfo &DCI,
22517                                    const X86Subtarget *Subtarget) {
22518   SDLoc DL(N);
22519   X86::CondCode CC = X86::CondCode(N->getConstantOperandVal(0));
22520   SDValue EFLAGS = N->getOperand(1);
22521
22522   if (CC == X86::COND_A) {
22523     // Try to convert COND_A into COND_B in an attempt to facilitate
22524     // materializing "setb reg".
22525     //
22526     // Do not flip "e > c", where "c" is a constant, because Cmp instruction
22527     // cannot take an immediate as its first operand.
22528     //
22529     if (EFLAGS.getOpcode() == X86ISD::SUB && EFLAGS.hasOneUse() &&
22530         EFLAGS.getValueType().isInteger() &&
22531         !isa<ConstantSDNode>(EFLAGS.getOperand(1))) {
22532       SDValue NewSub = DAG.getNode(X86ISD::SUB, SDLoc(EFLAGS),
22533                                    EFLAGS.getNode()->getVTList(),
22534                                    EFLAGS.getOperand(1), EFLAGS.getOperand(0));
22535       SDValue NewEFLAGS = SDValue(NewSub.getNode(), EFLAGS.getResNo());
22536       return MaterializeSETB(DL, NewEFLAGS, DAG, N->getSimpleValueType(0));
22537     }
22538   }
22539
22540   // Materialize "setb reg" as "sbb reg,reg", since it can be extended without
22541   // a zext and produces an all-ones bit which is more useful than 0/1 in some
22542   // cases.
22543   if (CC == X86::COND_B)
22544     return MaterializeSETB(DL, EFLAGS, DAG, N->getSimpleValueType(0));
22545
22546   SDValue Flags;
22547
22548   Flags = checkBoolTestSetCCCombine(EFLAGS, CC);
22549   if (Flags.getNode()) {
22550     SDValue Cond = DAG.getConstant(CC, MVT::i8);
22551     return DAG.getNode(X86ISD::SETCC, DL, N->getVTList(), Cond, Flags);
22552   }
22553
22554   return SDValue();
22555 }
22556
22557 // Optimize branch condition evaluation.
22558 //
22559 static SDValue PerformBrCondCombine(SDNode *N, SelectionDAG &DAG,
22560                                     TargetLowering::DAGCombinerInfo &DCI,
22561                                     const X86Subtarget *Subtarget) {
22562   SDLoc DL(N);
22563   SDValue Chain = N->getOperand(0);
22564   SDValue Dest = N->getOperand(1);
22565   SDValue EFLAGS = N->getOperand(3);
22566   X86::CondCode CC = X86::CondCode(N->getConstantOperandVal(2));
22567
22568   SDValue Flags;
22569
22570   Flags = checkBoolTestSetCCCombine(EFLAGS, CC);
22571   if (Flags.getNode()) {
22572     SDValue Cond = DAG.getConstant(CC, MVT::i8);
22573     return DAG.getNode(X86ISD::BRCOND, DL, N->getVTList(), Chain, Dest, Cond,
22574                        Flags);
22575   }
22576
22577   return SDValue();
22578 }
22579
22580 static SDValue performVectorCompareAndMaskUnaryOpCombine(SDNode *N,
22581                                                          SelectionDAG &DAG) {
22582   // Take advantage of vector comparisons producing 0 or -1 in each lane to
22583   // optimize away operation when it's from a constant.
22584   //
22585   // The general transformation is:
22586   //    UNARYOP(AND(VECTOR_CMP(x,y), constant)) -->
22587   //       AND(VECTOR_CMP(x,y), constant2)
22588   //    constant2 = UNARYOP(constant)
22589
22590   // Early exit if this isn't a vector operation, the operand of the
22591   // unary operation isn't a bitwise AND, or if the sizes of the operations
22592   // aren't the same.
22593   EVT VT = N->getValueType(0);
22594   if (!VT.isVector() || N->getOperand(0)->getOpcode() != ISD::AND ||
22595       N->getOperand(0)->getOperand(0)->getOpcode() != ISD::SETCC ||
22596       VT.getSizeInBits() != N->getOperand(0)->getValueType(0).getSizeInBits())
22597     return SDValue();
22598
22599   // Now check that the other operand of the AND is a constant. We could
22600   // make the transformation for non-constant splats as well, but it's unclear
22601   // that would be a benefit as it would not eliminate any operations, just
22602   // perform one more step in scalar code before moving to the vector unit.
22603   if (BuildVectorSDNode *BV =
22604           dyn_cast<BuildVectorSDNode>(N->getOperand(0)->getOperand(1))) {
22605     // Bail out if the vector isn't a constant.
22606     if (!BV->isConstant())
22607       return SDValue();
22608
22609     // Everything checks out. Build up the new and improved node.
22610     SDLoc DL(N);
22611     EVT IntVT = BV->getValueType(0);
22612     // Create a new constant of the appropriate type for the transformed
22613     // DAG.
22614     SDValue SourceConst = DAG.getNode(N->getOpcode(), DL, VT, SDValue(BV, 0));
22615     // The AND node needs bitcasts to/from an integer vector type around it.
22616     SDValue MaskConst = DAG.getNode(ISD::BITCAST, DL, IntVT, SourceConst);
22617     SDValue NewAnd = DAG.getNode(ISD::AND, DL, IntVT,
22618                                  N->getOperand(0)->getOperand(0), MaskConst);
22619     SDValue Res = DAG.getNode(ISD::BITCAST, DL, VT, NewAnd);
22620     return Res;
22621   }
22622
22623   return SDValue();
22624 }
22625
22626 static SDValue PerformSINT_TO_FPCombine(SDNode *N, SelectionDAG &DAG,
22627                                         const X86TargetLowering *XTLI) {
22628   // First try to optimize away the conversion entirely when it's
22629   // conditionally from a constant. Vectors only.
22630   SDValue Res = performVectorCompareAndMaskUnaryOpCombine(N, DAG);
22631   if (Res != SDValue())
22632     return Res;
22633
22634   // Now move on to more general possibilities.
22635   SDValue Op0 = N->getOperand(0);
22636   EVT InVT = Op0->getValueType(0);
22637
22638   // SINT_TO_FP(v4i8) -> SINT_TO_FP(SEXT(v4i8 to v4i32))
22639   if (InVT == MVT::v8i8 || InVT == MVT::v4i8) {
22640     SDLoc dl(N);
22641     MVT DstVT = InVT == MVT::v4i8 ? MVT::v4i32 : MVT::v8i32;
22642     SDValue P = DAG.getNode(ISD::SIGN_EXTEND, dl, DstVT, Op0);
22643     return DAG.getNode(ISD::SINT_TO_FP, dl, N->getValueType(0), P);
22644   }
22645
22646   // Transform (SINT_TO_FP (i64 ...)) into an x87 operation if we have
22647   // a 32-bit target where SSE doesn't support i64->FP operations.
22648   if (Op0.getOpcode() == ISD::LOAD) {
22649     LoadSDNode *Ld = cast<LoadSDNode>(Op0.getNode());
22650     EVT VT = Ld->getValueType(0);
22651     if (!Ld->isVolatile() && !N->getValueType(0).isVector() &&
22652         ISD::isNON_EXTLoad(Op0.getNode()) && Op0.hasOneUse() &&
22653         !XTLI->getSubtarget()->is64Bit() &&
22654         VT == MVT::i64) {
22655       SDValue FILDChain = XTLI->BuildFILD(SDValue(N, 0), Ld->getValueType(0),
22656                                           Ld->getChain(), Op0, DAG);
22657       DAG.ReplaceAllUsesOfValueWith(Op0.getValue(1), FILDChain.getValue(1));
22658       return FILDChain;
22659     }
22660   }
22661   return SDValue();
22662 }
22663
22664 // Optimize RES, EFLAGS = X86ISD::ADC LHS, RHS, EFLAGS
22665 static SDValue PerformADCCombine(SDNode *N, SelectionDAG &DAG,
22666                                  X86TargetLowering::DAGCombinerInfo &DCI) {
22667   // If the LHS and RHS of the ADC node are zero, then it can't overflow and
22668   // the result is either zero or one (depending on the input carry bit).
22669   // Strength reduce this down to a "set on carry" aka SETCC_CARRY&1.
22670   if (X86::isZeroNode(N->getOperand(0)) &&
22671       X86::isZeroNode(N->getOperand(1)) &&
22672       // We don't have a good way to replace an EFLAGS use, so only do this when
22673       // dead right now.
22674       SDValue(N, 1).use_empty()) {
22675     SDLoc DL(N);
22676     EVT VT = N->getValueType(0);
22677     SDValue CarryOut = DAG.getConstant(0, N->getValueType(1));
22678     SDValue Res1 = DAG.getNode(ISD::AND, DL, VT,
22679                                DAG.getNode(X86ISD::SETCC_CARRY, DL, VT,
22680                                            DAG.getConstant(X86::COND_B,MVT::i8),
22681                                            N->getOperand(2)),
22682                                DAG.getConstant(1, VT));
22683     return DCI.CombineTo(N, Res1, CarryOut);
22684   }
22685
22686   return SDValue();
22687 }
22688
22689 // fold (add Y, (sete  X, 0)) -> adc  0, Y
22690 //      (add Y, (setne X, 0)) -> sbb -1, Y
22691 //      (sub (sete  X, 0), Y) -> sbb  0, Y
22692 //      (sub (setne X, 0), Y) -> adc -1, Y
22693 static SDValue OptimizeConditionalInDecrement(SDNode *N, SelectionDAG &DAG) {
22694   SDLoc DL(N);
22695
22696   // Look through ZExts.
22697   SDValue Ext = N->getOperand(N->getOpcode() == ISD::SUB ? 1 : 0);
22698   if (Ext.getOpcode() != ISD::ZERO_EXTEND || !Ext.hasOneUse())
22699     return SDValue();
22700
22701   SDValue SetCC = Ext.getOperand(0);
22702   if (SetCC.getOpcode() != X86ISD::SETCC || !SetCC.hasOneUse())
22703     return SDValue();
22704
22705   X86::CondCode CC = (X86::CondCode)SetCC.getConstantOperandVal(0);
22706   if (CC != X86::COND_E && CC != X86::COND_NE)
22707     return SDValue();
22708
22709   SDValue Cmp = SetCC.getOperand(1);
22710   if (Cmp.getOpcode() != X86ISD::CMP || !Cmp.hasOneUse() ||
22711       !X86::isZeroNode(Cmp.getOperand(1)) ||
22712       !Cmp.getOperand(0).getValueType().isInteger())
22713     return SDValue();
22714
22715   SDValue CmpOp0 = Cmp.getOperand(0);
22716   SDValue NewCmp = DAG.getNode(X86ISD::CMP, DL, MVT::i32, CmpOp0,
22717                                DAG.getConstant(1, CmpOp0.getValueType()));
22718
22719   SDValue OtherVal = N->getOperand(N->getOpcode() == ISD::SUB ? 0 : 1);
22720   if (CC == X86::COND_NE)
22721     return DAG.getNode(N->getOpcode() == ISD::SUB ? X86ISD::ADC : X86ISD::SBB,
22722                        DL, OtherVal.getValueType(), OtherVal,
22723                        DAG.getConstant(-1ULL, OtherVal.getValueType()), NewCmp);
22724   return DAG.getNode(N->getOpcode() == ISD::SUB ? X86ISD::SBB : X86ISD::ADC,
22725                      DL, OtherVal.getValueType(), OtherVal,
22726                      DAG.getConstant(0, OtherVal.getValueType()), NewCmp);
22727 }
22728
22729 /// PerformADDCombine - Do target-specific dag combines on integer adds.
22730 static SDValue PerformAddCombine(SDNode *N, SelectionDAG &DAG,
22731                                  const X86Subtarget *Subtarget) {
22732   EVT VT = N->getValueType(0);
22733   SDValue Op0 = N->getOperand(0);
22734   SDValue Op1 = N->getOperand(1);
22735
22736   // Try to synthesize horizontal adds from adds of shuffles.
22737   if (((Subtarget->hasSSSE3() && (VT == MVT::v8i16 || VT == MVT::v4i32)) ||
22738        (Subtarget->hasInt256() && (VT == MVT::v16i16 || VT == MVT::v8i32))) &&
22739       isHorizontalBinOp(Op0, Op1, true))
22740     return DAG.getNode(X86ISD::HADD, SDLoc(N), VT, Op0, Op1);
22741
22742   return OptimizeConditionalInDecrement(N, DAG);
22743 }
22744
22745 static SDValue PerformSubCombine(SDNode *N, SelectionDAG &DAG,
22746                                  const X86Subtarget *Subtarget) {
22747   SDValue Op0 = N->getOperand(0);
22748   SDValue Op1 = N->getOperand(1);
22749
22750   // X86 can't encode an immediate LHS of a sub. See if we can push the
22751   // negation into a preceding instruction.
22752   if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op0)) {
22753     // If the RHS of the sub is a XOR with one use and a constant, invert the
22754     // immediate. Then add one to the LHS of the sub so we can turn
22755     // X-Y -> X+~Y+1, saving one register.
22756     if (Op1->hasOneUse() && Op1.getOpcode() == ISD::XOR &&
22757         isa<ConstantSDNode>(Op1.getOperand(1))) {
22758       APInt XorC = cast<ConstantSDNode>(Op1.getOperand(1))->getAPIntValue();
22759       EVT VT = Op0.getValueType();
22760       SDValue NewXor = DAG.getNode(ISD::XOR, SDLoc(Op1), VT,
22761                                    Op1.getOperand(0),
22762                                    DAG.getConstant(~XorC, VT));
22763       return DAG.getNode(ISD::ADD, SDLoc(N), VT, NewXor,
22764                          DAG.getConstant(C->getAPIntValue()+1, VT));
22765     }
22766   }
22767
22768   // Try to synthesize horizontal adds from adds of shuffles.
22769   EVT VT = N->getValueType(0);
22770   if (((Subtarget->hasSSSE3() && (VT == MVT::v8i16 || VT == MVT::v4i32)) ||
22771        (Subtarget->hasInt256() && (VT == MVT::v16i16 || VT == MVT::v8i32))) &&
22772       isHorizontalBinOp(Op0, Op1, true))
22773     return DAG.getNode(X86ISD::HSUB, SDLoc(N), VT, Op0, Op1);
22774
22775   return OptimizeConditionalInDecrement(N, DAG);
22776 }
22777
22778 /// performVZEXTCombine - Performs build vector combines
22779 static SDValue performVZEXTCombine(SDNode *N, SelectionDAG &DAG,
22780                                         TargetLowering::DAGCombinerInfo &DCI,
22781                                         const X86Subtarget *Subtarget) {
22782   // (vzext (bitcast (vzext (x)) -> (vzext x)
22783   SDValue In = N->getOperand(0);
22784   while (In.getOpcode() == ISD::BITCAST)
22785     In = In.getOperand(0);
22786
22787   if (In.getOpcode() != X86ISD::VZEXT)
22788     return SDValue();
22789
22790   return DAG.getNode(X86ISD::VZEXT, SDLoc(N), N->getValueType(0),
22791                      In.getOperand(0));
22792 }
22793
22794 SDValue X86TargetLowering::PerformDAGCombine(SDNode *N,
22795                                              DAGCombinerInfo &DCI) const {
22796   SelectionDAG &DAG = DCI.DAG;
22797   switch (N->getOpcode()) {
22798   default: break;
22799   case ISD::EXTRACT_VECTOR_ELT:
22800     return PerformEXTRACT_VECTOR_ELTCombine(N, DAG, DCI);
22801   case ISD::VSELECT:
22802   case ISD::SELECT:         return PerformSELECTCombine(N, DAG, DCI, Subtarget);
22803   case X86ISD::CMOV:        return PerformCMOVCombine(N, DAG, DCI, Subtarget);
22804   case ISD::ADD:            return PerformAddCombine(N, DAG, Subtarget);
22805   case ISD::SUB:            return PerformSubCombine(N, DAG, Subtarget);
22806   case X86ISD::ADC:         return PerformADCCombine(N, DAG, DCI);
22807   case ISD::MUL:            return PerformMulCombine(N, DAG, DCI);
22808   case ISD::SHL:
22809   case ISD::SRA:
22810   case ISD::SRL:            return PerformShiftCombine(N, DAG, DCI, Subtarget);
22811   case ISD::AND:            return PerformAndCombine(N, DAG, DCI, Subtarget);
22812   case ISD::OR:             return PerformOrCombine(N, DAG, DCI, Subtarget);
22813   case ISD::XOR:            return PerformXorCombine(N, DAG, DCI, Subtarget);
22814   case ISD::LOAD:           return PerformLOADCombine(N, DAG, DCI, Subtarget);
22815   case ISD::STORE:          return PerformSTORECombine(N, DAG, Subtarget);
22816   case ISD::SINT_TO_FP:     return PerformSINT_TO_FPCombine(N, DAG, this);
22817   case ISD::FADD:           return PerformFADDCombine(N, DAG, Subtarget);
22818   case ISD::FSUB:           return PerformFSUBCombine(N, DAG, Subtarget);
22819   case X86ISD::FXOR:
22820   case X86ISD::FOR:         return PerformFORCombine(N, DAG);
22821   case X86ISD::FMIN:
22822   case X86ISD::FMAX:        return PerformFMinFMaxCombine(N, DAG);
22823   case X86ISD::FAND:        return PerformFANDCombine(N, DAG);
22824   case X86ISD::FANDN:       return PerformFANDNCombine(N, DAG);
22825   case X86ISD::BT:          return PerformBTCombine(N, DAG, DCI);
22826   case X86ISD::VZEXT_MOVL:  return PerformVZEXT_MOVLCombine(N, DAG);
22827   case ISD::ANY_EXTEND:
22828   case ISD::ZERO_EXTEND:    return PerformZExtCombine(N, DAG, DCI, Subtarget);
22829   case ISD::SIGN_EXTEND:    return PerformSExtCombine(N, DAG, DCI, Subtarget);
22830   case ISD::SIGN_EXTEND_INREG:
22831     return PerformSIGN_EXTEND_INREGCombine(N, DAG, Subtarget);
22832   case ISD::TRUNCATE:       return PerformTruncateCombine(N, DAG,DCI,Subtarget);
22833   case ISD::SETCC:          return PerformISDSETCCCombine(N, DAG, Subtarget);
22834   case X86ISD::SETCC:       return PerformSETCCCombine(N, DAG, DCI, Subtarget);
22835   case X86ISD::BRCOND:      return PerformBrCondCombine(N, DAG, DCI, Subtarget);
22836   case X86ISD::VZEXT:       return performVZEXTCombine(N, DAG, DCI, Subtarget);
22837   case X86ISD::SHUFP:       // Handle all target specific shuffles
22838   case X86ISD::PALIGNR:
22839   case X86ISD::UNPCKH:
22840   case X86ISD::UNPCKL:
22841   case X86ISD::MOVHLPS:
22842   case X86ISD::MOVLHPS:
22843   case X86ISD::PSHUFB:
22844   case X86ISD::PSHUFD:
22845   case X86ISD::PSHUFHW:
22846   case X86ISD::PSHUFLW:
22847   case X86ISD::MOVSS:
22848   case X86ISD::MOVSD:
22849   case X86ISD::VPERMILP:
22850   case X86ISD::VPERM2X128:
22851   case ISD::VECTOR_SHUFFLE: return PerformShuffleCombine(N, DAG, DCI,Subtarget);
22852   case ISD::FMA:            return PerformFMACombine(N, DAG, Subtarget);
22853   case ISD::INTRINSIC_WO_CHAIN:
22854     return PerformINTRINSIC_WO_CHAINCombine(N, DAG, Subtarget);
22855   case X86ISD::INSERTPS:
22856     return PerformINSERTPSCombine(N, DAG, Subtarget);
22857   case ISD::BUILD_VECTOR: return PerformBUILD_VECTORCombine(N, DAG, Subtarget);
22858   }
22859
22860   return SDValue();
22861 }
22862
22863 /// isTypeDesirableForOp - Return true if the target has native support for
22864 /// the specified value type and it is 'desirable' to use the type for the
22865 /// given node type. e.g. On x86 i16 is legal, but undesirable since i16
22866 /// instruction encodings are longer and some i16 instructions are slow.
22867 bool X86TargetLowering::isTypeDesirableForOp(unsigned Opc, EVT VT) const {
22868   if (!isTypeLegal(VT))
22869     return false;
22870   if (VT != MVT::i16)
22871     return true;
22872
22873   switch (Opc) {
22874   default:
22875     return true;
22876   case ISD::LOAD:
22877   case ISD::SIGN_EXTEND:
22878   case ISD::ZERO_EXTEND:
22879   case ISD::ANY_EXTEND:
22880   case ISD::SHL:
22881   case ISD::SRL:
22882   case ISD::SUB:
22883   case ISD::ADD:
22884   case ISD::MUL:
22885   case ISD::AND:
22886   case ISD::OR:
22887   case ISD::XOR:
22888     return false;
22889   }
22890 }
22891
22892 /// IsDesirableToPromoteOp - This method query the target whether it is
22893 /// beneficial for dag combiner to promote the specified node. If true, it
22894 /// should return the desired promotion type by reference.
22895 bool X86TargetLowering::IsDesirableToPromoteOp(SDValue Op, EVT &PVT) const {
22896   EVT VT = Op.getValueType();
22897   if (VT != MVT::i16)
22898     return false;
22899
22900   bool Promote = false;
22901   bool Commute = false;
22902   switch (Op.getOpcode()) {
22903   default: break;
22904   case ISD::LOAD: {
22905     LoadSDNode *LD = cast<LoadSDNode>(Op);
22906     // If the non-extending load has a single use and it's not live out, then it
22907     // might be folded.
22908     if (LD->getExtensionType() == ISD::NON_EXTLOAD /*&&
22909                                                      Op.hasOneUse()*/) {
22910       for (SDNode::use_iterator UI = Op.getNode()->use_begin(),
22911              UE = Op.getNode()->use_end(); UI != UE; ++UI) {
22912         // The only case where we'd want to promote LOAD (rather then it being
22913         // promoted as an operand is when it's only use is liveout.
22914         if (UI->getOpcode() != ISD::CopyToReg)
22915           return false;
22916       }
22917     }
22918     Promote = true;
22919     break;
22920   }
22921   case ISD::SIGN_EXTEND:
22922   case ISD::ZERO_EXTEND:
22923   case ISD::ANY_EXTEND:
22924     Promote = true;
22925     break;
22926   case ISD::SHL:
22927   case ISD::SRL: {
22928     SDValue N0 = Op.getOperand(0);
22929     // Look out for (store (shl (load), x)).
22930     if (MayFoldLoad(N0) && MayFoldIntoStore(Op))
22931       return false;
22932     Promote = true;
22933     break;
22934   }
22935   case ISD::ADD:
22936   case ISD::MUL:
22937   case ISD::AND:
22938   case ISD::OR:
22939   case ISD::XOR:
22940     Commute = true;
22941     // fallthrough
22942   case ISD::SUB: {
22943     SDValue N0 = Op.getOperand(0);
22944     SDValue N1 = Op.getOperand(1);
22945     if (!Commute && MayFoldLoad(N1))
22946       return false;
22947     // Avoid disabling potential load folding opportunities.
22948     if (MayFoldLoad(N0) && (!isa<ConstantSDNode>(N1) || MayFoldIntoStore(Op)))
22949       return false;
22950     if (MayFoldLoad(N1) && (!isa<ConstantSDNode>(N0) || MayFoldIntoStore(Op)))
22951       return false;
22952     Promote = true;
22953   }
22954   }
22955
22956   PVT = MVT::i32;
22957   return Promote;
22958 }
22959
22960 //===----------------------------------------------------------------------===//
22961 //                           X86 Inline Assembly Support
22962 //===----------------------------------------------------------------------===//
22963
22964 namespace {
22965   // Helper to match a string separated by whitespace.
22966   bool matchAsmImpl(StringRef s, ArrayRef<const StringRef *> args) {
22967     s = s.substr(s.find_first_not_of(" \t")); // Skip leading whitespace.
22968
22969     for (unsigned i = 0, e = args.size(); i != e; ++i) {
22970       StringRef piece(*args[i]);
22971       if (!s.startswith(piece)) // Check if the piece matches.
22972         return false;
22973
22974       s = s.substr(piece.size());
22975       StringRef::size_type pos = s.find_first_not_of(" \t");
22976       if (pos == 0) // We matched a prefix.
22977         return false;
22978
22979       s = s.substr(pos);
22980     }
22981
22982     return s.empty();
22983   }
22984   const VariadicFunction1<bool, StringRef, StringRef, matchAsmImpl> matchAsm={};
22985 }
22986
22987 static bool clobbersFlagRegisters(const SmallVector<StringRef, 4> &AsmPieces) {
22988
22989   if (AsmPieces.size() == 3 || AsmPieces.size() == 4) {
22990     if (std::count(AsmPieces.begin(), AsmPieces.end(), "~{cc}") &&
22991         std::count(AsmPieces.begin(), AsmPieces.end(), "~{flags}") &&
22992         std::count(AsmPieces.begin(), AsmPieces.end(), "~{fpsr}")) {
22993
22994       if (AsmPieces.size() == 3)
22995         return true;
22996       else if (std::count(AsmPieces.begin(), AsmPieces.end(), "~{dirflag}"))
22997         return true;
22998     }
22999   }
23000   return false;
23001 }
23002
23003 bool X86TargetLowering::ExpandInlineAsm(CallInst *CI) const {
23004   InlineAsm *IA = cast<InlineAsm>(CI->getCalledValue());
23005
23006   std::string AsmStr = IA->getAsmString();
23007
23008   IntegerType *Ty = dyn_cast<IntegerType>(CI->getType());
23009   if (!Ty || Ty->getBitWidth() % 16 != 0)
23010     return false;
23011
23012   // TODO: should remove alternatives from the asmstring: "foo {a|b}" -> "foo a"
23013   SmallVector<StringRef, 4> AsmPieces;
23014   SplitString(AsmStr, AsmPieces, ";\n");
23015
23016   switch (AsmPieces.size()) {
23017   default: return false;
23018   case 1:
23019     // FIXME: this should verify that we are targeting a 486 or better.  If not,
23020     // we will turn this bswap into something that will be lowered to logical
23021     // ops instead of emitting the bswap asm.  For now, we don't support 486 or
23022     // lower so don't worry about this.
23023     // bswap $0
23024     if (matchAsm(AsmPieces[0], "bswap", "$0") ||
23025         matchAsm(AsmPieces[0], "bswapl", "$0") ||
23026         matchAsm(AsmPieces[0], "bswapq", "$0") ||
23027         matchAsm(AsmPieces[0], "bswap", "${0:q}") ||
23028         matchAsm(AsmPieces[0], "bswapl", "${0:q}") ||
23029         matchAsm(AsmPieces[0], "bswapq", "${0:q}")) {
23030       // No need to check constraints, nothing other than the equivalent of
23031       // "=r,0" would be valid here.
23032       return IntrinsicLowering::LowerToByteSwap(CI);
23033     }
23034
23035     // rorw $$8, ${0:w}  -->  llvm.bswap.i16
23036     if (CI->getType()->isIntegerTy(16) &&
23037         IA->getConstraintString().compare(0, 5, "=r,0,") == 0 &&
23038         (matchAsm(AsmPieces[0], "rorw", "$$8,", "${0:w}") ||
23039          matchAsm(AsmPieces[0], "rolw", "$$8,", "${0:w}"))) {
23040       AsmPieces.clear();
23041       const std::string &ConstraintsStr = IA->getConstraintString();
23042       SplitString(StringRef(ConstraintsStr).substr(5), AsmPieces, ",");
23043       array_pod_sort(AsmPieces.begin(), AsmPieces.end());
23044       if (clobbersFlagRegisters(AsmPieces))
23045         return IntrinsicLowering::LowerToByteSwap(CI);
23046     }
23047     break;
23048   case 3:
23049     if (CI->getType()->isIntegerTy(32) &&
23050         IA->getConstraintString().compare(0, 5, "=r,0,") == 0 &&
23051         matchAsm(AsmPieces[0], "rorw", "$$8,", "${0:w}") &&
23052         matchAsm(AsmPieces[1], "rorl", "$$16,", "$0") &&
23053         matchAsm(AsmPieces[2], "rorw", "$$8,", "${0:w}")) {
23054       AsmPieces.clear();
23055       const std::string &ConstraintsStr = IA->getConstraintString();
23056       SplitString(StringRef(ConstraintsStr).substr(5), AsmPieces, ",");
23057       array_pod_sort(AsmPieces.begin(), AsmPieces.end());
23058       if (clobbersFlagRegisters(AsmPieces))
23059         return IntrinsicLowering::LowerToByteSwap(CI);
23060     }
23061
23062     if (CI->getType()->isIntegerTy(64)) {
23063       InlineAsm::ConstraintInfoVector Constraints = IA->ParseConstraints();
23064       if (Constraints.size() >= 2 &&
23065           Constraints[0].Codes.size() == 1 && Constraints[0].Codes[0] == "A" &&
23066           Constraints[1].Codes.size() == 1 && Constraints[1].Codes[0] == "0") {
23067         // bswap %eax / bswap %edx / xchgl %eax, %edx  -> llvm.bswap.i64
23068         if (matchAsm(AsmPieces[0], "bswap", "%eax") &&
23069             matchAsm(AsmPieces[1], "bswap", "%edx") &&
23070             matchAsm(AsmPieces[2], "xchgl", "%eax,", "%edx"))
23071           return IntrinsicLowering::LowerToByteSwap(CI);
23072       }
23073     }
23074     break;
23075   }
23076   return false;
23077 }
23078
23079 /// getConstraintType - Given a constraint letter, return the type of
23080 /// constraint it is for this target.
23081 X86TargetLowering::ConstraintType
23082 X86TargetLowering::getConstraintType(const std::string &Constraint) const {
23083   if (Constraint.size() == 1) {
23084     switch (Constraint[0]) {
23085     case 'R':
23086     case 'q':
23087     case 'Q':
23088     case 'f':
23089     case 't':
23090     case 'u':
23091     case 'y':
23092     case 'x':
23093     case 'Y':
23094     case 'l':
23095       return C_RegisterClass;
23096     case 'a':
23097     case 'b':
23098     case 'c':
23099     case 'd':
23100     case 'S':
23101     case 'D':
23102     case 'A':
23103       return C_Register;
23104     case 'I':
23105     case 'J':
23106     case 'K':
23107     case 'L':
23108     case 'M':
23109     case 'N':
23110     case 'G':
23111     case 'C':
23112     case 'e':
23113     case 'Z':
23114       return C_Other;
23115     default:
23116       break;
23117     }
23118   }
23119   return TargetLowering::getConstraintType(Constraint);
23120 }
23121
23122 /// Examine constraint type and operand type and determine a weight value.
23123 /// This object must already have been set up with the operand type
23124 /// and the current alternative constraint selected.
23125 TargetLowering::ConstraintWeight
23126   X86TargetLowering::getSingleConstraintMatchWeight(
23127     AsmOperandInfo &info, const char *constraint) const {
23128   ConstraintWeight weight = CW_Invalid;
23129   Value *CallOperandVal = info.CallOperandVal;
23130     // If we don't have a value, we can't do a match,
23131     // but allow it at the lowest weight.
23132   if (!CallOperandVal)
23133     return CW_Default;
23134   Type *type = CallOperandVal->getType();
23135   // Look at the constraint type.
23136   switch (*constraint) {
23137   default:
23138     weight = TargetLowering::getSingleConstraintMatchWeight(info, constraint);
23139   case 'R':
23140   case 'q':
23141   case 'Q':
23142   case 'a':
23143   case 'b':
23144   case 'c':
23145   case 'd':
23146   case 'S':
23147   case 'D':
23148   case 'A':
23149     if (CallOperandVal->getType()->isIntegerTy())
23150       weight = CW_SpecificReg;
23151     break;
23152   case 'f':
23153   case 't':
23154   case 'u':
23155     if (type->isFloatingPointTy())
23156       weight = CW_SpecificReg;
23157     break;
23158   case 'y':
23159     if (type->isX86_MMXTy() && Subtarget->hasMMX())
23160       weight = CW_SpecificReg;
23161     break;
23162   case 'x':
23163   case 'Y':
23164     if (((type->getPrimitiveSizeInBits() == 128) && Subtarget->hasSSE1()) ||
23165         ((type->getPrimitiveSizeInBits() == 256) && Subtarget->hasFp256()))
23166       weight = CW_Register;
23167     break;
23168   case 'I':
23169     if (ConstantInt *C = dyn_cast<ConstantInt>(info.CallOperandVal)) {
23170       if (C->getZExtValue() <= 31)
23171         weight = CW_Constant;
23172     }
23173     break;
23174   case 'J':
23175     if (ConstantInt *C = dyn_cast<ConstantInt>(CallOperandVal)) {
23176       if (C->getZExtValue() <= 63)
23177         weight = CW_Constant;
23178     }
23179     break;
23180   case 'K':
23181     if (ConstantInt *C = dyn_cast<ConstantInt>(CallOperandVal)) {
23182       if ((C->getSExtValue() >= -0x80) && (C->getSExtValue() <= 0x7f))
23183         weight = CW_Constant;
23184     }
23185     break;
23186   case 'L':
23187     if (ConstantInt *C = dyn_cast<ConstantInt>(CallOperandVal)) {
23188       if ((C->getZExtValue() == 0xff) || (C->getZExtValue() == 0xffff))
23189         weight = CW_Constant;
23190     }
23191     break;
23192   case 'M':
23193     if (ConstantInt *C = dyn_cast<ConstantInt>(CallOperandVal)) {
23194       if (C->getZExtValue() <= 3)
23195         weight = CW_Constant;
23196     }
23197     break;
23198   case 'N':
23199     if (ConstantInt *C = dyn_cast<ConstantInt>(CallOperandVal)) {
23200       if (C->getZExtValue() <= 0xff)
23201         weight = CW_Constant;
23202     }
23203     break;
23204   case 'G':
23205   case 'C':
23206     if (dyn_cast<ConstantFP>(CallOperandVal)) {
23207       weight = CW_Constant;
23208     }
23209     break;
23210   case 'e':
23211     if (ConstantInt *C = dyn_cast<ConstantInt>(CallOperandVal)) {
23212       if ((C->getSExtValue() >= -0x80000000LL) &&
23213           (C->getSExtValue() <= 0x7fffffffLL))
23214         weight = CW_Constant;
23215     }
23216     break;
23217   case 'Z':
23218     if (ConstantInt *C = dyn_cast<ConstantInt>(CallOperandVal)) {
23219       if (C->getZExtValue() <= 0xffffffff)
23220         weight = CW_Constant;
23221     }
23222     break;
23223   }
23224   return weight;
23225 }
23226
23227 /// LowerXConstraint - try to replace an X constraint, which matches anything,
23228 /// with another that has more specific requirements based on the type of the
23229 /// corresponding operand.
23230 const char *X86TargetLowering::
23231 LowerXConstraint(EVT ConstraintVT) const {
23232   // FP X constraints get lowered to SSE1/2 registers if available, otherwise
23233   // 'f' like normal targets.
23234   if (ConstraintVT.isFloatingPoint()) {
23235     if (Subtarget->hasSSE2())
23236       return "Y";
23237     if (Subtarget->hasSSE1())
23238       return "x";
23239   }
23240
23241   return TargetLowering::LowerXConstraint(ConstraintVT);
23242 }
23243
23244 /// LowerAsmOperandForConstraint - Lower the specified operand into the Ops
23245 /// vector.  If it is invalid, don't add anything to Ops.
23246 void X86TargetLowering::LowerAsmOperandForConstraint(SDValue Op,
23247                                                      std::string &Constraint,
23248                                                      std::vector<SDValue>&Ops,
23249                                                      SelectionDAG &DAG) const {
23250   SDValue Result;
23251
23252   // Only support length 1 constraints for now.
23253   if (Constraint.length() > 1) return;
23254
23255   char ConstraintLetter = Constraint[0];
23256   switch (ConstraintLetter) {
23257   default: break;
23258   case 'I':
23259     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op)) {
23260       if (C->getZExtValue() <= 31) {
23261         Result = DAG.getTargetConstant(C->getZExtValue(), Op.getValueType());
23262         break;
23263       }
23264     }
23265     return;
23266   case 'J':
23267     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op)) {
23268       if (C->getZExtValue() <= 63) {
23269         Result = DAG.getTargetConstant(C->getZExtValue(), Op.getValueType());
23270         break;
23271       }
23272     }
23273     return;
23274   case 'K':
23275     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op)) {
23276       if (isInt<8>(C->getSExtValue())) {
23277         Result = DAG.getTargetConstant(C->getZExtValue(), Op.getValueType());
23278         break;
23279       }
23280     }
23281     return;
23282   case 'N':
23283     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op)) {
23284       if (C->getZExtValue() <= 255) {
23285         Result = DAG.getTargetConstant(C->getZExtValue(), Op.getValueType());
23286         break;
23287       }
23288     }
23289     return;
23290   case 'e': {
23291     // 32-bit signed value
23292     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op)) {
23293       if (ConstantInt::isValueValidForType(Type::getInt32Ty(*DAG.getContext()),
23294                                            C->getSExtValue())) {
23295         // Widen to 64 bits here to get it sign extended.
23296         Result = DAG.getTargetConstant(C->getSExtValue(), MVT::i64);
23297         break;
23298       }
23299     // FIXME gcc accepts some relocatable values here too, but only in certain
23300     // memory models; it's complicated.
23301     }
23302     return;
23303   }
23304   case 'Z': {
23305     // 32-bit unsigned value
23306     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op)) {
23307       if (ConstantInt::isValueValidForType(Type::getInt32Ty(*DAG.getContext()),
23308                                            C->getZExtValue())) {
23309         Result = DAG.getTargetConstant(C->getZExtValue(), Op.getValueType());
23310         break;
23311       }
23312     }
23313     // FIXME gcc accepts some relocatable values here too, but only in certain
23314     // memory models; it's complicated.
23315     return;
23316   }
23317   case 'i': {
23318     // Literal immediates are always ok.
23319     if (ConstantSDNode *CST = dyn_cast<ConstantSDNode>(Op)) {
23320       // Widen to 64 bits here to get it sign extended.
23321       Result = DAG.getTargetConstant(CST->getSExtValue(), MVT::i64);
23322       break;
23323     }
23324
23325     // In any sort of PIC mode addresses need to be computed at runtime by
23326     // adding in a register or some sort of table lookup.  These can't
23327     // be used as immediates.
23328     if (Subtarget->isPICStyleGOT() || Subtarget->isPICStyleStubPIC())
23329       return;
23330
23331     // If we are in non-pic codegen mode, we allow the address of a global (with
23332     // an optional displacement) to be used with 'i'.
23333     GlobalAddressSDNode *GA = nullptr;
23334     int64_t Offset = 0;
23335
23336     // Match either (GA), (GA+C), (GA+C1+C2), etc.
23337     while (1) {
23338       if ((GA = dyn_cast<GlobalAddressSDNode>(Op))) {
23339         Offset += GA->getOffset();
23340         break;
23341       } else if (Op.getOpcode() == ISD::ADD) {
23342         if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op.getOperand(1))) {
23343           Offset += C->getZExtValue();
23344           Op = Op.getOperand(0);
23345           continue;
23346         }
23347       } else if (Op.getOpcode() == ISD::SUB) {
23348         if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op.getOperand(1))) {
23349           Offset += -C->getZExtValue();
23350           Op = Op.getOperand(0);
23351           continue;
23352         }
23353       }
23354
23355       // Otherwise, this isn't something we can handle, reject it.
23356       return;
23357     }
23358
23359     const GlobalValue *GV = GA->getGlobal();
23360     // If we require an extra load to get this address, as in PIC mode, we
23361     // can't accept it.
23362     if (isGlobalStubReference(
23363             Subtarget->ClassifyGlobalReference(GV, DAG.getTarget())))
23364       return;
23365
23366     Result = DAG.getTargetGlobalAddress(GV, SDLoc(Op),
23367                                         GA->getValueType(0), Offset);
23368     break;
23369   }
23370   }
23371
23372   if (Result.getNode()) {
23373     Ops.push_back(Result);
23374     return;
23375   }
23376   return TargetLowering::LowerAsmOperandForConstraint(Op, Constraint, Ops, DAG);
23377 }
23378
23379 std::pair<unsigned, const TargetRegisterClass*>
23380 X86TargetLowering::getRegForInlineAsmConstraint(const std::string &Constraint,
23381                                                 MVT VT) const {
23382   // First, see if this is a constraint that directly corresponds to an LLVM
23383   // register class.
23384   if (Constraint.size() == 1) {
23385     // GCC Constraint Letters
23386     switch (Constraint[0]) {
23387     default: break;
23388       // TODO: Slight differences here in allocation order and leaving
23389       // RIP in the class. Do they matter any more here than they do
23390       // in the normal allocation?
23391     case 'q':   // GENERAL_REGS in 64-bit mode, Q_REGS in 32-bit mode.
23392       if (Subtarget->is64Bit()) {
23393         if (VT == MVT::i32 || VT == MVT::f32)
23394           return std::make_pair(0U, &X86::GR32RegClass);
23395         if (VT == MVT::i16)
23396           return std::make_pair(0U, &X86::GR16RegClass);
23397         if (VT == MVT::i8 || VT == MVT::i1)
23398           return std::make_pair(0U, &X86::GR8RegClass);
23399         if (VT == MVT::i64 || VT == MVT::f64)
23400           return std::make_pair(0U, &X86::GR64RegClass);
23401         break;
23402       }
23403       // 32-bit fallthrough
23404     case 'Q':   // Q_REGS
23405       if (VT == MVT::i32 || VT == MVT::f32)
23406         return std::make_pair(0U, &X86::GR32_ABCDRegClass);
23407       if (VT == MVT::i16)
23408         return std::make_pair(0U, &X86::GR16_ABCDRegClass);
23409       if (VT == MVT::i8 || VT == MVT::i1)
23410         return std::make_pair(0U, &X86::GR8_ABCD_LRegClass);
23411       if (VT == MVT::i64)
23412         return std::make_pair(0U, &X86::GR64_ABCDRegClass);
23413       break;
23414     case 'r':   // GENERAL_REGS
23415     case 'l':   // INDEX_REGS
23416       if (VT == MVT::i8 || VT == MVT::i1)
23417         return std::make_pair(0U, &X86::GR8RegClass);
23418       if (VT == MVT::i16)
23419         return std::make_pair(0U, &X86::GR16RegClass);
23420       if (VT == MVT::i32 || VT == MVT::f32 || !Subtarget->is64Bit())
23421         return std::make_pair(0U, &X86::GR32RegClass);
23422       return std::make_pair(0U, &X86::GR64RegClass);
23423     case 'R':   // LEGACY_REGS
23424       if (VT == MVT::i8 || VT == MVT::i1)
23425         return std::make_pair(0U, &X86::GR8_NOREXRegClass);
23426       if (VT == MVT::i16)
23427         return std::make_pair(0U, &X86::GR16_NOREXRegClass);
23428       if (VT == MVT::i32 || !Subtarget->is64Bit())
23429         return std::make_pair(0U, &X86::GR32_NOREXRegClass);
23430       return std::make_pair(0U, &X86::GR64_NOREXRegClass);
23431     case 'f':  // FP Stack registers.
23432       // If SSE is enabled for this VT, use f80 to ensure the isel moves the
23433       // value to the correct fpstack register class.
23434       if (VT == MVT::f32 && !isScalarFPTypeInSSEReg(VT))
23435         return std::make_pair(0U, &X86::RFP32RegClass);
23436       if (VT == MVT::f64 && !isScalarFPTypeInSSEReg(VT))
23437         return std::make_pair(0U, &X86::RFP64RegClass);
23438       return std::make_pair(0U, &X86::RFP80RegClass);
23439     case 'y':   // MMX_REGS if MMX allowed.
23440       if (!Subtarget->hasMMX()) break;
23441       return std::make_pair(0U, &X86::VR64RegClass);
23442     case 'Y':   // SSE_REGS if SSE2 allowed
23443       if (!Subtarget->hasSSE2()) break;
23444       // FALL THROUGH.
23445     case 'x':   // SSE_REGS if SSE1 allowed or AVX_REGS if AVX allowed
23446       if (!Subtarget->hasSSE1()) break;
23447
23448       switch (VT.SimpleTy) {
23449       default: break;
23450       // Scalar SSE types.
23451       case MVT::f32:
23452       case MVT::i32:
23453         return std::make_pair(0U, &X86::FR32RegClass);
23454       case MVT::f64:
23455       case MVT::i64:
23456         return std::make_pair(0U, &X86::FR64RegClass);
23457       // Vector types.
23458       case MVT::v16i8:
23459       case MVT::v8i16:
23460       case MVT::v4i32:
23461       case MVT::v2i64:
23462       case MVT::v4f32:
23463       case MVT::v2f64:
23464         return std::make_pair(0U, &X86::VR128RegClass);
23465       // AVX types.
23466       case MVT::v32i8:
23467       case MVT::v16i16:
23468       case MVT::v8i32:
23469       case MVT::v4i64:
23470       case MVT::v8f32:
23471       case MVT::v4f64:
23472         return std::make_pair(0U, &X86::VR256RegClass);
23473       case MVT::v8f64:
23474       case MVT::v16f32:
23475       case MVT::v16i32:
23476       case MVT::v8i64:
23477         return std::make_pair(0U, &X86::VR512RegClass);
23478       }
23479       break;
23480     }
23481   }
23482
23483   // Use the default implementation in TargetLowering to convert the register
23484   // constraint into a member of a register class.
23485   std::pair<unsigned, const TargetRegisterClass*> Res;
23486   Res = TargetLowering::getRegForInlineAsmConstraint(Constraint, VT);
23487
23488   // Not found as a standard register?
23489   if (!Res.second) {
23490     // Map st(0) -> st(7) -> ST0
23491     if (Constraint.size() == 7 && Constraint[0] == '{' &&
23492         tolower(Constraint[1]) == 's' &&
23493         tolower(Constraint[2]) == 't' &&
23494         Constraint[3] == '(' &&
23495         (Constraint[4] >= '0' && Constraint[4] <= '7') &&
23496         Constraint[5] == ')' &&
23497         Constraint[6] == '}') {
23498
23499       Res.first = X86::FP0+Constraint[4]-'0';
23500       Res.second = &X86::RFP80RegClass;
23501       return Res;
23502     }
23503
23504     // GCC allows "st(0)" to be called just plain "st".
23505     if (StringRef("{st}").equals_lower(Constraint)) {
23506       Res.first = X86::FP0;
23507       Res.second = &X86::RFP80RegClass;
23508       return Res;
23509     }
23510
23511     // flags -> EFLAGS
23512     if (StringRef("{flags}").equals_lower(Constraint)) {
23513       Res.first = X86::EFLAGS;
23514       Res.second = &X86::CCRRegClass;
23515       return Res;
23516     }
23517
23518     // 'A' means EAX + EDX.
23519     if (Constraint == "A") {
23520       Res.first = X86::EAX;
23521       Res.second = &X86::GR32_ADRegClass;
23522       return Res;
23523     }
23524     return Res;
23525   }
23526
23527   // Otherwise, check to see if this is a register class of the wrong value
23528   // type.  For example, we want to map "{ax},i32" -> {eax}, we don't want it to
23529   // turn into {ax},{dx}.
23530   if (Res.second->hasType(VT))
23531     return Res;   // Correct type already, nothing to do.
23532
23533   // All of the single-register GCC register classes map their values onto
23534   // 16-bit register pieces "ax","dx","cx","bx","si","di","bp","sp".  If we
23535   // really want an 8-bit or 32-bit register, map to the appropriate register
23536   // class and return the appropriate register.
23537   if (Res.second == &X86::GR16RegClass) {
23538     if (VT == MVT::i8 || VT == MVT::i1) {
23539       unsigned DestReg = 0;
23540       switch (Res.first) {
23541       default: break;
23542       case X86::AX: DestReg = X86::AL; break;
23543       case X86::DX: DestReg = X86::DL; break;
23544       case X86::CX: DestReg = X86::CL; break;
23545       case X86::BX: DestReg = X86::BL; break;
23546       }
23547       if (DestReg) {
23548         Res.first = DestReg;
23549         Res.second = &X86::GR8RegClass;
23550       }
23551     } else if (VT == MVT::i32 || VT == MVT::f32) {
23552       unsigned DestReg = 0;
23553       switch (Res.first) {
23554       default: break;
23555       case X86::AX: DestReg = X86::EAX; break;
23556       case X86::DX: DestReg = X86::EDX; break;
23557       case X86::CX: DestReg = X86::ECX; break;
23558       case X86::BX: DestReg = X86::EBX; break;
23559       case X86::SI: DestReg = X86::ESI; break;
23560       case X86::DI: DestReg = X86::EDI; break;
23561       case X86::BP: DestReg = X86::EBP; break;
23562       case X86::SP: DestReg = X86::ESP; break;
23563       }
23564       if (DestReg) {
23565         Res.first = DestReg;
23566         Res.second = &X86::GR32RegClass;
23567       }
23568     } else if (VT == MVT::i64 || VT == MVT::f64) {
23569       unsigned DestReg = 0;
23570       switch (Res.first) {
23571       default: break;
23572       case X86::AX: DestReg = X86::RAX; break;
23573       case X86::DX: DestReg = X86::RDX; break;
23574       case X86::CX: DestReg = X86::RCX; break;
23575       case X86::BX: DestReg = X86::RBX; break;
23576       case X86::SI: DestReg = X86::RSI; break;
23577       case X86::DI: DestReg = X86::RDI; break;
23578       case X86::BP: DestReg = X86::RBP; break;
23579       case X86::SP: DestReg = X86::RSP; break;
23580       }
23581       if (DestReg) {
23582         Res.first = DestReg;
23583         Res.second = &X86::GR64RegClass;
23584       }
23585     }
23586   } else if (Res.second == &X86::FR32RegClass ||
23587              Res.second == &X86::FR64RegClass ||
23588              Res.second == &X86::VR128RegClass ||
23589              Res.second == &X86::VR256RegClass ||
23590              Res.second == &X86::FR32XRegClass ||
23591              Res.second == &X86::FR64XRegClass ||
23592              Res.second == &X86::VR128XRegClass ||
23593              Res.second == &X86::VR256XRegClass ||
23594              Res.second == &X86::VR512RegClass) {
23595     // Handle references to XMM physical registers that got mapped into the
23596     // wrong class.  This can happen with constraints like {xmm0} where the
23597     // target independent register mapper will just pick the first match it can
23598     // find, ignoring the required type.
23599
23600     if (VT == MVT::f32 || VT == MVT::i32)
23601       Res.second = &X86::FR32RegClass;
23602     else if (VT == MVT::f64 || VT == MVT::i64)
23603       Res.second = &X86::FR64RegClass;
23604     else if (X86::VR128RegClass.hasType(VT))
23605       Res.second = &X86::VR128RegClass;
23606     else if (X86::VR256RegClass.hasType(VT))
23607       Res.second = &X86::VR256RegClass;
23608     else if (X86::VR512RegClass.hasType(VT))
23609       Res.second = &X86::VR512RegClass;
23610   }
23611
23612   return Res;
23613 }
23614
23615 int X86TargetLowering::getScalingFactorCost(const AddrMode &AM,
23616                                             Type *Ty) const {
23617   // Scaling factors are not free at all.
23618   // An indexed folded instruction, i.e., inst (reg1, reg2, scale),
23619   // will take 2 allocations in the out of order engine instead of 1
23620   // for plain addressing mode, i.e. inst (reg1).
23621   // E.g.,
23622   // vaddps (%rsi,%drx), %ymm0, %ymm1
23623   // Requires two allocations (one for the load, one for the computation)
23624   // whereas:
23625   // vaddps (%rsi), %ymm0, %ymm1
23626   // Requires just 1 allocation, i.e., freeing allocations for other operations
23627   // and having less micro operations to execute.
23628   //
23629   // For some X86 architectures, this is even worse because for instance for
23630   // stores, the complex addressing mode forces the instruction to use the
23631   // "load" ports instead of the dedicated "store" port.
23632   // E.g., on Haswell:
23633   // vmovaps %ymm1, (%r8, %rdi) can use port 2 or 3.
23634   // vmovaps %ymm1, (%r8) can use port 2, 3, or 7.   
23635   if (isLegalAddressingMode(AM, Ty))
23636     // Scale represents reg2 * scale, thus account for 1
23637     // as soon as we use a second register.
23638     return AM.Scale != 0;
23639   return -1;
23640 }
23641
23642 bool X86TargetLowering::isTargetFTOL() const {
23643   return Subtarget->isTargetKnownWindowsMSVC() && !Subtarget->is64Bit();
23644 }