00d93755bd1a148da60689c2759bd0e68d818f85
[oota-llvm.git] / lib / Target / X86 / X86ISelLowering.h
1 //===-- X86ISelLowering.h - X86 DAG Lowering Interface ----------*- C++ -*-===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file was developed by Chris Lattner and is distributed under
6 // the University of Illinois Open Source License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 // This file defines the interfaces that X86 uses to lower LLVM code into a
11 // selection DAG.
12 //
13 //===----------------------------------------------------------------------===//
14
15 #ifndef X86ISELLOWERING_H
16 #define X86ISELLOWERING_H
17
18 #include "X86Subtarget.h"
19 #include "llvm/Target/TargetLowering.h"
20 #include "llvm/CodeGen/SelectionDAG.h"
21
22 namespace llvm {
23   namespace X86ISD {
24     // X86 Specific DAG Nodes
25     enum NodeType {
26       // Start the numbering where the builtin ops leave off.
27       FIRST_NUMBER = ISD::BUILTIN_OP_END+X86::INSTRUCTION_LIST_END,
28
29       /// SHLD, SHRD - Double shift instructions. These correspond to
30       /// X86::SHLDxx and X86::SHRDxx instructions.
31       SHLD,
32       SHRD,
33
34       /// FAND - Bitwise logical AND of floating point values. This corresponds
35       /// to X86::ANDPS or X86::ANDPD.
36       FAND,
37
38       /// FOR - Bitwise logical OR of floating point values. This corresponds
39       /// to X86::ORPS or X86::ORPD.
40       FOR,
41
42       /// FXOR - Bitwise logical XOR of floating point values. This corresponds
43       /// to X86::XORPS or X86::XORPD.
44       FXOR,
45
46       /// FSRL - Bitwise logical right shift of floating point values. These
47       /// corresponds to X86::PSRLDQ.
48       FSRL,
49
50       /// FILD, FILD_FLAG - This instruction implements SINT_TO_FP with the
51       /// integer source in memory and FP reg result.  This corresponds to the
52       /// X86::FILD*m instructions. It has three inputs (token chain, address,
53       /// and source type) and two outputs (FP value and token chain). FILD_FLAG
54       /// also produces a flag).
55       FILD,
56       FILD_FLAG,
57
58       /// FP_TO_INT*_IN_MEM - This instruction implements FP_TO_SINT with the
59       /// integer destination in memory and a FP reg source.  This corresponds
60       /// to the X86::FIST*m instructions and the rounding mode change stuff. It
61       /// has two inputs (token chain and address) and two outputs (int value
62       /// and token chain).
63       FP_TO_INT16_IN_MEM,
64       FP_TO_INT32_IN_MEM,
65       FP_TO_INT64_IN_MEM,
66
67       /// FLD - This instruction implements an extending load to FP stack slots.
68       /// This corresponds to the X86::FLD32m / X86::FLD64m. It takes a chain
69       /// operand, ptr to load from, and a ValueType node indicating the type
70       /// to load to.
71       FLD,
72
73       /// FST - This instruction implements a truncating store to FP stack
74       /// slots. This corresponds to the X86::FST32m / X86::FST64m. It takes a
75       /// chain operand, value to store, address, and a ValueType to store it
76       /// as.
77       FST,
78
79       /// FP_GET_RESULT - This corresponds to FpGETRESULT pseudo instruction
80       /// which copies from ST(0) to the destination. It takes a chain and
81       /// writes a RFP result and a chain.
82       FP_GET_RESULT,
83
84       /// FP_SET_RESULT - This corresponds to FpSETRESULT pseudo instruction
85       /// which copies the source operand to ST(0). It takes a chain+value and
86       /// returns a chain and a flag.
87       FP_SET_RESULT,
88
89       /// CALL/TAILCALL - These operations represent an abstract X86 call
90       /// instruction, which includes a bunch of information.  In particular the
91       /// operands of these node are:
92       ///
93       ///     #0 - The incoming token chain
94       ///     #1 - The callee
95       ///     #2 - The number of arg bytes the caller pushes on the stack.
96       ///     #3 - The number of arg bytes the callee pops off the stack.
97       ///     #4 - The value to pass in AL/AX/EAX (optional)
98       ///     #5 - The value to pass in DL/DX/EDX (optional)
99       ///
100       /// The result values of these nodes are:
101       ///
102       ///     #0 - The outgoing token chain
103       ///     #1 - The first register result value (optional)
104       ///     #2 - The second register result value (optional)
105       ///
106       /// The CALL vs TAILCALL distinction boils down to whether the callee is
107       /// known not to modify the caller's stack frame, as is standard with
108       /// LLVM.
109       CALL,
110       TAILCALL,
111       
112       /// RDTSC_DAG - This operation implements the lowering for 
113       /// readcyclecounter
114       RDTSC_DAG,
115
116       /// X86 compare and logical compare instructions.
117       CMP, TEST, COMI, UCOMI,
118
119       /// X86 SetCC. Operand 1 is condition code, and operand 2 is the flag
120       /// operand produced by a CMP instruction.
121       SETCC,
122
123       /// X86 conditional moves. Operand 1 and operand 2 are the two values
124       /// to select from (operand 1 is a R/W operand). Operand 3 is the
125       /// condition code, and operand 4 is the flag operand produced by a CMP
126       /// or TEST instruction. It also writes a flag result.
127       CMOV,
128
129       /// X86 conditional branches. Operand 1 is the chain operand, operand 2
130       /// is the block to branch if condition is true, operand 3 is the
131       /// condition code, and operand 4 is the flag operand produced by a CMP
132       /// or TEST instruction.
133       BRCOND,
134
135       /// Return with a flag operand. Operand 1 is the chain operand, operand
136       /// 2 is the number of bytes of stack to pop.
137       RET_FLAG,
138
139       /// REP_STOS - Repeat fill, corresponds to X86::REP_STOSx.
140       REP_STOS,
141
142       /// REP_MOVS - Repeat move, corresponds to X86::REP_MOVSx.
143       REP_MOVS,
144
145       /// LOAD_PACK Load a 128-bit packed float / double value. It has the same
146       /// operands as a normal load.
147       LOAD_PACK,
148
149       /// LOAD_UA Load an unaligned 128-bit value. It has the same operands as
150       /// a normal load.
151       LOAD_UA,
152
153       /// GlobalBaseReg - On Darwin, this node represents the result of the popl
154       /// at function entry, used for PIC code.
155       GlobalBaseReg,
156
157       /// Wrapper - A wrapper node for TargetConstantPool,
158       /// TargetExternalSymbol, and TargetGlobalAddress.
159       Wrapper,
160
161       /// WrapperRIP - Special wrapper used under X86-64 PIC mode for RIP
162       /// relative displacements.
163       WrapperRIP,
164
165       /// S2VEC - X86 version of SCALAR_TO_VECTOR. The destination base does not
166       /// have to match the operand type.
167       S2VEC,
168
169       /// PEXTRW - Extract a 16-bit value from a vector and zero extend it to
170       /// i32, corresponds to X86::PEXTRW.
171       PEXTRW,
172
173       /// PINSRW - Insert the lower 16-bits of a 32-bit value to a vector,
174       /// corresponds to X86::PINSRW.
175       PINSRW,
176
177       /// FMAX, FMIN - Floating point max and min.
178       ///
179       FMAX, FMIN,
180       // Thread Local Storage
181       TLSADDR, THREAD_POINTER
182     };
183   }
184
185  /// Define some predicates that are used for node matching.
186  namespace X86 {
187    /// isPSHUFDMask - Return true if the specified VECTOR_SHUFFLE operand
188    /// specifies a shuffle of elements that is suitable for input to PSHUFD.
189    bool isPSHUFDMask(SDNode *N);
190
191    /// isPSHUFHWMask - Return true if the specified VECTOR_SHUFFLE operand
192    /// specifies a shuffle of elements that is suitable for input to PSHUFD.
193    bool isPSHUFHWMask(SDNode *N);
194
195    /// isPSHUFLWMask - Return true if the specified VECTOR_SHUFFLE operand
196    /// specifies a shuffle of elements that is suitable for input to PSHUFD.
197    bool isPSHUFLWMask(SDNode *N);
198
199    /// isSHUFPMask - Return true if the specified VECTOR_SHUFFLE operand
200    /// specifies a shuffle of elements that is suitable for input to SHUFP*.
201    bool isSHUFPMask(SDNode *N);
202
203    /// isMOVHLPSMask - Return true if the specified VECTOR_SHUFFLE operand
204    /// specifies a shuffle of elements that is suitable for input to MOVHLPS.
205    bool isMOVHLPSMask(SDNode *N);
206
207    /// isMOVHLPS_v_undef_Mask - Special case of isMOVHLPSMask for canonical form
208    /// of vector_shuffle v, v, <2, 3, 2, 3>, i.e. vector_shuffle v, undef,
209    /// <2, 3, 2, 3>
210    bool isMOVHLPS_v_undef_Mask(SDNode *N);
211
212    /// isMOVLPMask - Return true if the specified VECTOR_SHUFFLE operand
213    /// specifies a shuffle of elements that is suitable for input to MOVLP{S|D}.
214    bool isMOVLPMask(SDNode *N);
215
216    /// isMOVHPMask - Return true if the specified VECTOR_SHUFFLE operand
217    /// specifies a shuffle of elements that is suitable for input to MOVHP{S|D}
218    /// as well as MOVLHPS.
219    bool isMOVHPMask(SDNode *N);
220
221    /// isUNPCKLMask - Return true if the specified VECTOR_SHUFFLE operand
222    /// specifies a shuffle of elements that is suitable for input to UNPCKL.
223    bool isUNPCKLMask(SDNode *N, bool V2IsSplat = false);
224
225    /// isUNPCKHMask - Return true if the specified VECTOR_SHUFFLE operand
226    /// specifies a shuffle of elements that is suitable for input to UNPCKH.
227    bool isUNPCKHMask(SDNode *N, bool V2IsSplat = false);
228
229    /// isUNPCKL_v_undef_Mask - Special case of isUNPCKLMask for canonical form
230    /// of vector_shuffle v, v, <0, 4, 1, 5>, i.e. vector_shuffle v, undef,
231    /// <0, 0, 1, 1>
232    bool isUNPCKL_v_undef_Mask(SDNode *N);
233
234    /// isUNPCKH_v_undef_Mask - Special case of isUNPCKHMask for canonical form
235    /// of vector_shuffle v, v, <2, 6, 3, 7>, i.e. vector_shuffle v, undef,
236    /// <2, 2, 3, 3>
237    bool isUNPCKH_v_undef_Mask(SDNode *N);
238
239    /// isMOVLMask - Return true if the specified VECTOR_SHUFFLE operand
240    /// specifies a shuffle of elements that is suitable for input to MOVSS,
241    /// MOVSD, and MOVD, i.e. setting the lowest element.
242    bool isMOVLMask(SDNode *N);
243
244    /// isMOVSHDUPMask - Return true if the specified VECTOR_SHUFFLE operand
245    /// specifies a shuffle of elements that is suitable for input to MOVSHDUP.
246    bool isMOVSHDUPMask(SDNode *N);
247
248    /// isMOVSLDUPMask - Return true if the specified VECTOR_SHUFFLE operand
249    /// specifies a shuffle of elements that is suitable for input to MOVSLDUP.
250    bool isMOVSLDUPMask(SDNode *N);
251
252    /// isSplatMask - Return true if the specified VECTOR_SHUFFLE operand
253    /// specifies a splat of a single element.
254    bool isSplatMask(SDNode *N);
255
256    /// isSplatLoMask - Return true if the specified VECTOR_SHUFFLE operand
257    /// specifies a splat of zero element.
258    bool isSplatLoMask(SDNode *N);
259
260    /// getShuffleSHUFImmediate - Return the appropriate immediate to shuffle
261    /// the specified isShuffleMask VECTOR_SHUFFLE mask with PSHUF* and SHUFP*
262    /// instructions.
263    unsigned getShuffleSHUFImmediate(SDNode *N);
264
265    /// getShufflePSHUFHWImmediate - Return the appropriate immediate to shuffle
266    /// the specified isShuffleMask VECTOR_SHUFFLE mask with PSHUFHW
267    /// instructions.
268    unsigned getShufflePSHUFHWImmediate(SDNode *N);
269
270    /// getShufflePSHUFKWImmediate - Return the appropriate immediate to shuffle
271    /// the specified isShuffleMask VECTOR_SHUFFLE mask with PSHUFLW
272    /// instructions.
273    unsigned getShufflePSHUFLWImmediate(SDNode *N);
274  }
275
276   //===--------------------------------------------------------------------===//
277   //  X86TargetLowering - X86 Implementation of the TargetLowering interface
278   class X86TargetLowering : public TargetLowering {
279     int VarArgsFrameIndex;            // FrameIndex for start of varargs area.
280     int RegSaveFrameIndex;            // X86-64 vararg func register save area.
281     unsigned VarArgsGPOffset;         // X86-64 vararg func int reg offset.
282     unsigned VarArgsFPOffset;         // X86-64 vararg func fp reg offset.
283     int ReturnAddrIndex;              // FrameIndex for return slot.
284     int BytesToPopOnReturn;           // Number of arg bytes ret should pop.
285     int BytesCallerReserves;          // Number of arg bytes caller makes.
286   public:
287     X86TargetLowering(TargetMachine &TM);
288
289     // Return the number of bytes that a function should pop when it returns (in
290     // addition to the space used by the return address).
291     //
292     unsigned getBytesToPopOnReturn() const { return BytesToPopOnReturn; }
293
294     // Return the number of bytes that the caller reserves for arguments passed
295     // to this function.
296     unsigned getBytesCallerReserves() const { return BytesCallerReserves; }
297  
298     /// getStackPtrReg - Return the stack pointer register we are using: either
299     /// ESP or RSP.
300     unsigned getStackPtrReg() const { return X86StackPtr; }
301     
302     /// LowerOperation - Provide custom lowering hooks for some operations.
303     ///
304     virtual SDOperand LowerOperation(SDOperand Op, SelectionDAG &DAG);
305
306     virtual SDOperand PerformDAGCombine(SDNode *N, DAGCombinerInfo &DCI) const;
307
308     virtual MachineBasicBlock *InsertAtEndOfBasicBlock(MachineInstr *MI,
309                                                        MachineBasicBlock *MBB);
310
311     /// getTargetNodeName - This method returns the name of a target specific
312     /// DAG node.
313     virtual const char *getTargetNodeName(unsigned Opcode) const;
314
315     /// computeMaskedBitsForTargetNode - Determine which of the bits specified 
316     /// in Mask are known to be either zero or one and return them in the 
317     /// KnownZero/KnownOne bitsets.
318     virtual void computeMaskedBitsForTargetNode(const SDOperand Op,
319                                                 uint64_t Mask,
320                                                 uint64_t &KnownZero, 
321                                                 uint64_t &KnownOne,
322                                                 const SelectionDAG &DAG,
323                                                 unsigned Depth = 0) const;
324     
325     SDOperand getReturnAddressFrameIndex(SelectionDAG &DAG);
326
327     ConstraintType getConstraintType(const std::string &Constraint) const;
328      
329     std::vector<unsigned> 
330       getRegClassForInlineAsmConstraint(const std::string &Constraint,
331                                         MVT::ValueType VT) const;
332     /// isOperandValidForConstraint - Return the specified operand (possibly
333     /// modified) if the specified SDOperand is valid for the specified target
334     /// constraint letter, otherwise return null.
335     SDOperand isOperandValidForConstraint(SDOperand Op, char ConstraintLetter,
336                                           SelectionDAG &DAG);
337     
338     /// getRegForInlineAsmConstraint - Given a physical register constraint
339     /// (e.g. {edx}), return the register number and the register class for the
340     /// register.  This should only be used for C_Register constraints.  On
341     /// error, this returns a register number of 0.
342     std::pair<unsigned, const TargetRegisterClass*> 
343       getRegForInlineAsmConstraint(const std::string &Constraint,
344                                    MVT::ValueType VT) const;
345     
346     /// isLegalAddressingMode - Return true if the addressing mode represented
347     /// by AM is legal for this target, for a load/store of the specified type.
348     virtual bool isLegalAddressingMode(const AddrMode &AM, const Type *Ty)const;
349
350     /// isShuffleMaskLegal - Targets can use this to indicate that they only
351     /// support *some* VECTOR_SHUFFLE operations, those with specific masks.
352     /// By default, if a target supports the VECTOR_SHUFFLE node, all mask
353     /// values are assumed to be legal.
354     virtual bool isShuffleMaskLegal(SDOperand Mask, MVT::ValueType VT) const;
355
356     /// isVectorClearMaskLegal - Similar to isShuffleMaskLegal. This is
357     /// used by Targets can use this to indicate if there is a suitable
358     /// VECTOR_SHUFFLE that can be used to replace a VAND with a constant
359     /// pool entry.
360     virtual bool isVectorClearMaskLegal(std::vector<SDOperand> &BVOps,
361                                         MVT::ValueType EVT,
362                                         SelectionDAG &DAG) const;
363   private:
364     /// Subtarget - Keep a pointer to the X86Subtarget around so that we can
365     /// make the right decision when generating code for different targets.
366     const X86Subtarget *Subtarget;
367
368     /// X86StackPtr - X86 physical register used as stack ptr.
369     unsigned X86StackPtr;
370
371     /// X86ScalarSSE - Select between SSE2 or x87 floating point ops.
372     bool X86ScalarSSE;
373
374     SDNode *LowerCallResult(SDOperand Chain, SDOperand InFlag, SDNode*TheCall,
375                             unsigned CallingConv, SelectionDAG &DAG);
376         
377     // C and StdCall Calling Convention implementation.
378     SDOperand LowerCCCArguments(SDOperand Op, SelectionDAG &DAG,
379                                 bool isStdCall = false);
380     SDOperand LowerCCCCallTo(SDOperand Op, SelectionDAG &DAG, unsigned CC);
381
382     // X86-64 C Calling Convention implementation.
383     SDOperand LowerX86_64CCCArguments(SDOperand Op, SelectionDAG &DAG);
384     SDOperand LowerX86_64CCCCallTo(SDOperand Op, SelectionDAG &DAG,unsigned CC);
385
386     // Fast and FastCall Calling Convention implementation.
387     SDOperand LowerFastCCArguments(SDOperand Op, SelectionDAG &DAG);
388     SDOperand LowerFastCCCallTo(SDOperand Op, SelectionDAG &DAG, unsigned CC);
389
390     SDOperand LowerBUILD_VECTOR(SDOperand Op, SelectionDAG &DAG);
391     SDOperand LowerVECTOR_SHUFFLE(SDOperand Op, SelectionDAG &DAG);
392     SDOperand LowerEXTRACT_VECTOR_ELT(SDOperand Op, SelectionDAG &DAG);
393     SDOperand LowerINSERT_VECTOR_ELT(SDOperand Op, SelectionDAG &DAG);
394     SDOperand LowerSCALAR_TO_VECTOR(SDOperand Op, SelectionDAG &DAG);
395     SDOperand LowerConstantPool(SDOperand Op, SelectionDAG &DAG);
396     SDOperand LowerGlobalAddress(SDOperand Op, SelectionDAG &DAG);
397     SDOperand LowerGlobalTLSAddress(SDOperand Op, SelectionDAG &DAG);
398     SDOperand LowerExternalSymbol(SDOperand Op, SelectionDAG &DAG);
399     SDOperand LowerShift(SDOperand Op, SelectionDAG &DAG);
400     SDOperand LowerSINT_TO_FP(SDOperand Op, SelectionDAG &DAG);
401     SDOperand LowerFP_TO_SINT(SDOperand Op, SelectionDAG &DAG);
402     SDOperand LowerFABS(SDOperand Op, SelectionDAG &DAG);
403     SDOperand LowerFNEG(SDOperand Op, SelectionDAG &DAG);
404     SDOperand LowerFCOPYSIGN(SDOperand Op, SelectionDAG &DAG);
405     SDOperand LowerSETCC(SDOperand Op, SelectionDAG &DAG, SDOperand Chain);
406     SDOperand LowerSELECT(SDOperand Op, SelectionDAG &DAG);
407     SDOperand LowerBRCOND(SDOperand Op, SelectionDAG &DAG);
408     SDOperand LowerMEMSET(SDOperand Op, SelectionDAG &DAG);
409     SDOperand LowerMEMCPY(SDOperand Op, SelectionDAG &DAG);
410     SDOperand LowerJumpTable(SDOperand Op, SelectionDAG &DAG);
411     SDOperand LowerCALL(SDOperand Op, SelectionDAG &DAG);
412     SDOperand LowerRET(SDOperand Op, SelectionDAG &DAG);
413     SDOperand LowerDYNAMIC_STACKALLOC(SDOperand Op, SelectionDAG &DAG);
414     SDOperand LowerFORMAL_ARGUMENTS(SDOperand Op, SelectionDAG &DAG);
415     SDOperand LowerREADCYCLCECOUNTER(SDOperand Op, SelectionDAG &DAG);
416     SDOperand LowerVASTART(SDOperand Op, SelectionDAG &DAG);
417     SDOperand LowerVACOPY(SDOperand Op, SelectionDAG &DAG);
418     SDOperand LowerINTRINSIC_WO_CHAIN(SDOperand Op, SelectionDAG &DAG);
419     SDOperand LowerRETURNADDR(SDOperand Op, SelectionDAG &DAG);
420     SDOperand LowerFRAMEADDR(SDOperand Op, SelectionDAG &DAG);
421   };
422 }
423
424 #endif    // X86ISELLOWERING_H