Support for scalar to vector with zero extension.
[oota-llvm.git] / lib / Target / X86 / X86ISelLowering.h
1 //===-- X86ISelLowering.h - X86 DAG Lowering Interface ----------*- C++ -*-===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file was developed by Chris Lattner and is distributed under
6 // the University of Illinois Open Source License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 // This file defines the interfaces that X86 uses to lower LLVM code into a
11 // selection DAG.
12 //
13 //===----------------------------------------------------------------------===//
14
15 #ifndef X86ISELLOWERING_H
16 #define X86ISELLOWERING_H
17
18 #include "X86Subtarget.h"
19 #include "llvm/Target/TargetLowering.h"
20 #include "llvm/CodeGen/SelectionDAG.h"
21
22 namespace llvm {
23   namespace X86ISD {
24     // X86 Specific DAG Nodes
25     enum NodeType {
26       // Start the numbering where the builtin ops leave off.
27       FIRST_NUMBER = ISD::BUILTIN_OP_END+X86::INSTRUCTION_LIST_END,
28
29       /// SHLD, SHRD - Double shift instructions. These correspond to
30       /// X86::SHLDxx and X86::SHRDxx instructions.
31       SHLD,
32       SHRD,
33
34       /// FAND - Bitwise logical AND of floating point values. This corresponds
35       /// to X86::ANDPS or X86::ANDPD.
36       FAND,
37
38       /// FXOR - Bitwise logical XOR of floating point values. This corresponds
39       /// to X86::XORPS or X86::XORPD.
40       FXOR,
41
42       /// FILD, FILD_FLAG - This instruction implements SINT_TO_FP with the
43       /// integer source in memory and FP reg result.  This corresponds to the
44       /// X86::FILD*m instructions. It has three inputs (token chain, address,
45       /// and source type) and two outputs (FP value and token chain). FILD_FLAG
46       /// also produces a flag).
47       FILD,
48       FILD_FLAG,
49
50       /// FP_TO_INT*_IN_MEM - This instruction implements FP_TO_SINT with the
51       /// integer destination in memory and a FP reg source.  This corresponds
52       /// to the X86::FIST*m instructions and the rounding mode change stuff. It
53       /// has two inputs (token chain and address) and two outputs (int value and
54       /// token chain).
55       FP_TO_INT16_IN_MEM,
56       FP_TO_INT32_IN_MEM,
57       FP_TO_INT64_IN_MEM,
58
59       /// FLD - This instruction implements an extending load to FP stack slots.
60       /// This corresponds to the X86::FLD32m / X86::FLD64m. It takes a chain
61       /// operand, ptr to load from, and a ValueType node indicating the type
62       /// to load to.
63       FLD,
64
65       /// FST - This instruction implements a truncating store to FP stack
66       /// slots. This corresponds to the X86::FST32m / X86::FST64m. It takes a
67       /// chain operand, value to store, address, and a ValueType to store it
68       /// as.
69       FST,
70
71       /// FP_SET_RESULT - This corresponds to FpGETRESULT pseudo instrcuction
72       /// which copies from ST(0) to the destination. It takes a chain and writes
73       /// a RFP result and a chain.
74       FP_GET_RESULT,
75
76       /// FP_SET_RESULT - This corresponds to FpSETRESULT pseudo instrcuction
77       /// which copies the source operand to ST(0). It takes a chain and writes
78       /// a chain and a flag.
79       FP_SET_RESULT,
80
81       /// CALL/TAILCALL - These operations represent an abstract X86 call
82       /// instruction, which includes a bunch of information.  In particular the
83       /// operands of these node are:
84       ///
85       ///     #0 - The incoming token chain
86       ///     #1 - The callee
87       ///     #2 - The number of arg bytes the caller pushes on the stack.
88       ///     #3 - The number of arg bytes the callee pops off the stack.
89       ///     #4 - The value to pass in AL/AX/EAX (optional)
90       ///     #5 - The value to pass in DL/DX/EDX (optional)
91       ///
92       /// The result values of these nodes are:
93       ///
94       ///     #0 - The outgoing token chain
95       ///     #1 - The first register result value (optional)
96       ///     #2 - The second register result value (optional)
97       ///
98       /// The CALL vs TAILCALL distinction boils down to whether the callee is
99       /// known not to modify the caller's stack frame, as is standard with
100       /// LLVM.
101       CALL,
102       TAILCALL,
103       
104       /// RDTSC_DAG - This operation implements the lowering for 
105       /// readcyclecounter
106       RDTSC_DAG,
107
108       /// X86 compare and logical compare instructions.
109       CMP, TEST,
110
111       /// X86 SetCC. Operand 1 is condition code, and operand 2 is the flag
112       /// operand produced by a CMP instruction.
113       SETCC,
114
115       /// X86 conditional moves. Operand 1 and operand 2 are the two values
116       /// to select from (operand 1 is a R/W operand). Operand 3 is the condition
117       /// code, and operand 4 is the flag operand produced by a CMP or TEST
118       /// instruction. It also writes a flag result.
119       CMOV,
120
121       /// X86 conditional branches. Operand 1 is the chain operand, operand 2
122       /// is the block to branch if condition is true, operand 3 is the
123       /// condition code, and operand 4 is the flag operand produced by a CMP
124       /// or TEST instruction.
125       BRCOND,
126
127       /// Return with a flag operand. Operand 1 is the chain operand, operand
128       /// 2 is the number of bytes of stack to pop.
129       RET_FLAG,
130
131       /// REP_STOS - Repeat fill, corresponds to X86::REP_STOSx.
132       REP_STOS,
133
134       /// REP_MOVS - Repeat move, corresponds to X86::REP_MOVSx.
135       REP_MOVS,
136
137       /// LOAD_PACK Load a 128-bit packed float / double value. It has the same
138       /// operands as a normal load.
139       LOAD_PACK,
140
141       /// GlobalBaseReg - On Darwin, this node represents the result of the popl
142       /// at function entry, used for PIC code.
143       GlobalBaseReg,
144
145       /// TCPWrapper - A wrapper node for TargetConstantPool,
146       /// TargetExternalSymbol, and TargetGlobalAddress.
147       Wrapper,
148
149       /// S2VEC - X86 version of SCALAR_TO_VECTOR. The destination base does not
150       /// have to match the operand type.
151       S2VEC,
152
153       /// ZEXT_S2VEC - SCALAR_TO_VECTOR with zero extension. The destination base
154       /// does not have to match the operand type.
155       ZEXT_S2VEC,
156     };
157
158     // X86 specific condition code. These correspond to X86_*_COND in
159     // X86InstrInfo.td. They must be kept in synch.
160     enum CondCode {
161       COND_A  = 0,
162       COND_AE = 1,
163       COND_B  = 2,
164       COND_BE = 3,
165       COND_E  = 4,
166       COND_G  = 5,
167       COND_GE = 6,
168       COND_L  = 7,
169       COND_LE = 8,
170       COND_NE = 9,
171       COND_NO = 10,
172       COND_NP = 11,
173       COND_NS = 12,
174       COND_O  = 13,
175       COND_P  = 14,
176       COND_S  = 15,
177       COND_INVALID
178     };
179   }
180
181  /// Define some predicates that are used for node matching.
182  namespace X86 {
183    /// isPSHUFDMask - Return true if the specified VECTOR_SHUFFLE operand
184    /// specifies a shuffle of elements that is suitable for input to PSHUFD.
185    bool isPSHUFDMask(SDNode *N);
186
187    /// isSHUFPMask - Return true if the specified VECTOR_SHUFFLE operand
188    /// specifies a shuffle of elements that is suitable for input to SHUFP*.
189    bool isSHUFPMask(SDNode *N);
190
191    /// isMOVLHPSorUNPCKLPDMask - Return true if the specified VECTOR_SHUFFLE
192    /// operand specifies a shuffle of elements that is suitable for input to
193    /// MOVLHPS or UNPCKLPD.
194    bool isMOVLHPSorUNPCKLPDMask(SDNode *N);
195
196    /// isMOVHLPSMask - Return true if the specified VECTOR_SHUFFLE operand
197    /// specifies a shuffle of elements that is suitable for input to MOVHLPS.
198    bool isMOVHLPSMask(SDNode *N);
199
200    /// isUNPCKHPDMask - Return true if the specified VECTOR_SHUFFLE operand
201    /// specifies a shuffle of elements that is suitable for input to UNPCKHPD.
202    bool isUNPCKHPDMask(SDNode *N);
203
204    /// isSplatMask - Return true if the specified VECTOR_SHUFFLE operand
205    /// specifies a splat of a single element.
206    bool isSplatMask(SDNode *N);
207
208    /// getShuffleSHUFImmediate - Return the appropriate immediate to shuffle
209    /// the specified isShuffleMask VECTOR_SHUFFLE mask with PSHUF* and SHUFP*
210    /// instructions.
211    unsigned getShuffleSHUFImmediate(SDNode *N);
212
213    /// isZeroVector - Return true if this build_vector is an all-zero vector.
214    ///
215    bool isZeroVector(SDNode *N);
216  }
217
218   //===----------------------------------------------------------------------===//
219   //  X86TargetLowering - X86 Implementation of the TargetLowering interface
220   class X86TargetLowering : public TargetLowering {
221     int VarArgsFrameIndex;            // FrameIndex for start of varargs area.
222     int ReturnAddrIndex;              // FrameIndex for return slot.
223     int BytesToPopOnReturn;           // Number of arg bytes ret should pop.
224     int BytesCallerReserves;          // Number of arg bytes caller makes.
225   public:
226     X86TargetLowering(TargetMachine &TM);
227
228     // Return the number of bytes that a function should pop when it returns (in
229     // addition to the space used by the return address).
230     //
231     unsigned getBytesToPopOnReturn() const { return BytesToPopOnReturn; }
232
233     // Return the number of bytes that the caller reserves for arguments passed
234     // to this function.
235     unsigned getBytesCallerReserves() const { return BytesCallerReserves; }
236  
237     /// LowerOperation - Provide custom lowering hooks for some operations.
238     ///
239     virtual SDOperand LowerOperation(SDOperand Op, SelectionDAG &DAG);
240
241     /// LowerArguments - This hook must be implemented to indicate how we should
242     /// lower the arguments for the specified function, into the specified DAG.
243     virtual std::vector<SDOperand>
244     LowerArguments(Function &F, SelectionDAG &DAG);
245
246     /// LowerCallTo - This hook lowers an abstract call to a function into an
247     /// actual call.
248     virtual std::pair<SDOperand, SDOperand>
249     LowerCallTo(SDOperand Chain, const Type *RetTy, bool isVarArg, unsigned CC,
250                 bool isTailCall, SDOperand Callee, ArgListTy &Args,
251                 SelectionDAG &DAG);
252
253     virtual std::pair<SDOperand, SDOperand>
254     LowerFrameReturnAddress(bool isFrameAddr, SDOperand Chain, unsigned Depth,
255                             SelectionDAG &DAG);
256
257     virtual MachineBasicBlock *InsertAtEndOfBasicBlock(MachineInstr *MI,
258                                                        MachineBasicBlock *MBB);
259
260     /// getTargetNodeName - This method returns the name of a target specific
261     /// DAG node.
262     virtual const char *getTargetNodeName(unsigned Opcode) const;
263
264     /// computeMaskedBitsForTargetNode - Determine which of the bits specified 
265     /// in Mask are known to be either zero or one and return them in the 
266     /// KnownZero/KnownOne bitsets.
267     virtual void computeMaskedBitsForTargetNode(const SDOperand Op,
268                                                 uint64_t Mask,
269                                                 uint64_t &KnownZero, 
270                                                 uint64_t &KnownOne,
271                                                 unsigned Depth = 0) const;
272     
273     SDOperand getReturnAddressFrameIndex(SelectionDAG &DAG);
274
275     std::vector<unsigned> 
276       getRegClassForInlineAsmConstraint(const std::string &Constraint,
277                                         MVT::ValueType VT) const;
278
279     /// isLegalAddressImmediate - Return true if the integer value or
280     /// GlobalValue can be used as the offset of the target addressing mode.
281     virtual bool isLegalAddressImmediate(int64_t V) const;
282     virtual bool isLegalAddressImmediate(GlobalValue *GV) const;
283
284     /// isShuffleMaskLegal - Targets can use this to indicate that they only
285     /// support *some* VECTOR_SHUFFLE operations, those with specific masks.
286     /// By default, if a target supports the VECTOR_SHUFFLE node, all mask values
287     /// are assumed to be legal.
288     virtual bool isShuffleMaskLegal(SDOperand Mask, MVT::ValueType VT) const;
289   private:
290     // C Calling Convention implementation.
291     std::vector<SDOperand> LowerCCCArguments(Function &F, SelectionDAG &DAG);
292     std::pair<SDOperand, SDOperand>
293     LowerCCCCallTo(SDOperand Chain, const Type *RetTy, bool isVarArg,
294                    bool isTailCall,
295                    SDOperand Callee, ArgListTy &Args, SelectionDAG &DAG);
296
297     // Fast Calling Convention implementation.
298     std::vector<SDOperand> LowerFastCCArguments(Function &F, SelectionDAG &DAG);
299     std::pair<SDOperand, SDOperand>
300     LowerFastCCCallTo(SDOperand Chain, const Type *RetTy, bool isTailCall,
301                       SDOperand Callee, ArgListTy &Args, SelectionDAG &DAG);
302
303     /// Subtarget - Keep a pointer to the X86Subtarget around so that we can
304     /// make the right decision when generating code for different targets.
305     const X86Subtarget *Subtarget;
306
307     /// X86ScalarSSE - Select between SSE2 or x87 floating point ops.
308     bool X86ScalarSSE;
309   };
310 }
311
312 #endif    // X86ISELLOWERING_H