Micro-optimization:
[oota-llvm.git] / lib / Target / X86 / X86InstrInfo.cpp
1 //===- X86InstrInfo.cpp - X86 Instruction Information -----------*- C++ -*-===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 // This file contains the X86 implementation of the TargetInstrInfo class.
11 //
12 //===----------------------------------------------------------------------===//
13
14 #include "X86InstrInfo.h"
15 #include "X86.h"
16 #include "X86GenInstrInfo.inc"
17 #include "X86InstrBuilder.h"
18 #include "X86MachineFunctionInfo.h"
19 #include "X86Subtarget.h"
20 #include "X86TargetMachine.h"
21 #include "llvm/DerivedTypes.h"
22 #include "llvm/LLVMContext.h"
23 #include "llvm/ADT/STLExtras.h"
24 #include "llvm/CodeGen/MachineConstantPool.h"
25 #include "llvm/CodeGen/MachineFrameInfo.h"
26 #include "llvm/CodeGen/MachineInstrBuilder.h"
27 #include "llvm/CodeGen/MachineRegisterInfo.h"
28 #include "llvm/CodeGen/LiveVariables.h"
29 #include "llvm/CodeGen/PseudoSourceValue.h"
30 #include "llvm/Support/CommandLine.h"
31 #include "llvm/Support/Debug.h"
32 #include "llvm/Support/ErrorHandling.h"
33 #include "llvm/Support/raw_ostream.h"
34 #include "llvm/Target/TargetOptions.h"
35 #include "llvm/MC/MCAsmInfo.h"
36
37 #include <limits>
38
39 using namespace llvm;
40
41 static cl::opt<bool>
42 NoFusing("disable-spill-fusing",
43          cl::desc("Disable fusing of spill code into instructions"));
44 static cl::opt<bool>
45 PrintFailedFusing("print-failed-fuse-candidates",
46                   cl::desc("Print instructions that the allocator wants to"
47                            " fuse, but the X86 backend currently can't"),
48                   cl::Hidden);
49 static cl::opt<bool>
50 ReMatPICStubLoad("remat-pic-stub-load",
51                  cl::desc("Re-materialize load from stub in PIC mode"),
52                  cl::init(false), cl::Hidden);
53
54 X86InstrInfo::X86InstrInfo(X86TargetMachine &tm)
55   : TargetInstrInfoImpl(X86Insts, array_lengthof(X86Insts)),
56     TM(tm), RI(tm, *this) {
57   SmallVector<unsigned,16> AmbEntries;
58   static const unsigned OpTbl2Addr[][2] = {
59     { X86::ADC32ri,     X86::ADC32mi },
60     { X86::ADC32ri8,    X86::ADC32mi8 },
61     { X86::ADC32rr,     X86::ADC32mr },
62     { X86::ADC64ri32,   X86::ADC64mi32 },
63     { X86::ADC64ri8,    X86::ADC64mi8 },
64     { X86::ADC64rr,     X86::ADC64mr },
65     { X86::ADD16ri,     X86::ADD16mi },
66     { X86::ADD16ri8,    X86::ADD16mi8 },
67     { X86::ADD16rr,     X86::ADD16mr },
68     { X86::ADD32ri,     X86::ADD32mi },
69     { X86::ADD32ri8,    X86::ADD32mi8 },
70     { X86::ADD32rr,     X86::ADD32mr },
71     { X86::ADD64ri32,   X86::ADD64mi32 },
72     { X86::ADD64ri8,    X86::ADD64mi8 },
73     { X86::ADD64rr,     X86::ADD64mr },
74     { X86::ADD8ri,      X86::ADD8mi },
75     { X86::ADD8rr,      X86::ADD8mr },
76     { X86::AND16ri,     X86::AND16mi },
77     { X86::AND16ri8,    X86::AND16mi8 },
78     { X86::AND16rr,     X86::AND16mr },
79     { X86::AND32ri,     X86::AND32mi },
80     { X86::AND32ri8,    X86::AND32mi8 },
81     { X86::AND32rr,     X86::AND32mr },
82     { X86::AND64ri32,   X86::AND64mi32 },
83     { X86::AND64ri8,    X86::AND64mi8 },
84     { X86::AND64rr,     X86::AND64mr },
85     { X86::AND8ri,      X86::AND8mi },
86     { X86::AND8rr,      X86::AND8mr },
87     { X86::DEC16r,      X86::DEC16m },
88     { X86::DEC32r,      X86::DEC32m },
89     { X86::DEC64_16r,   X86::DEC64_16m },
90     { X86::DEC64_32r,   X86::DEC64_32m },
91     { X86::DEC64r,      X86::DEC64m },
92     { X86::DEC8r,       X86::DEC8m },
93     { X86::INC16r,      X86::INC16m },
94     { X86::INC32r,      X86::INC32m },
95     { X86::INC64_16r,   X86::INC64_16m },
96     { X86::INC64_32r,   X86::INC64_32m },
97     { X86::INC64r,      X86::INC64m },
98     { X86::INC8r,       X86::INC8m },
99     { X86::NEG16r,      X86::NEG16m },
100     { X86::NEG32r,      X86::NEG32m },
101     { X86::NEG64r,      X86::NEG64m },
102     { X86::NEG8r,       X86::NEG8m },
103     { X86::NOT16r,      X86::NOT16m },
104     { X86::NOT32r,      X86::NOT32m },
105     { X86::NOT64r,      X86::NOT64m },
106     { X86::NOT8r,       X86::NOT8m },
107     { X86::OR16ri,      X86::OR16mi },
108     { X86::OR16ri8,     X86::OR16mi8 },
109     { X86::OR16rr,      X86::OR16mr },
110     { X86::OR32ri,      X86::OR32mi },
111     { X86::OR32ri8,     X86::OR32mi8 },
112     { X86::OR32rr,      X86::OR32mr },
113     { X86::OR64ri32,    X86::OR64mi32 },
114     { X86::OR64ri8,     X86::OR64mi8 },
115     { X86::OR64rr,      X86::OR64mr },
116     { X86::OR8ri,       X86::OR8mi },
117     { X86::OR8rr,       X86::OR8mr },
118     { X86::ROL16r1,     X86::ROL16m1 },
119     { X86::ROL16rCL,    X86::ROL16mCL },
120     { X86::ROL16ri,     X86::ROL16mi },
121     { X86::ROL32r1,     X86::ROL32m1 },
122     { X86::ROL32rCL,    X86::ROL32mCL },
123     { X86::ROL32ri,     X86::ROL32mi },
124     { X86::ROL64r1,     X86::ROL64m1 },
125     { X86::ROL64rCL,    X86::ROL64mCL },
126     { X86::ROL64ri,     X86::ROL64mi },
127     { X86::ROL8r1,      X86::ROL8m1 },
128     { X86::ROL8rCL,     X86::ROL8mCL },
129     { X86::ROL8ri,      X86::ROL8mi },
130     { X86::ROR16r1,     X86::ROR16m1 },
131     { X86::ROR16rCL,    X86::ROR16mCL },
132     { X86::ROR16ri,     X86::ROR16mi },
133     { X86::ROR32r1,     X86::ROR32m1 },
134     { X86::ROR32rCL,    X86::ROR32mCL },
135     { X86::ROR32ri,     X86::ROR32mi },
136     { X86::ROR64r1,     X86::ROR64m1 },
137     { X86::ROR64rCL,    X86::ROR64mCL },
138     { X86::ROR64ri,     X86::ROR64mi },
139     { X86::ROR8r1,      X86::ROR8m1 },
140     { X86::ROR8rCL,     X86::ROR8mCL },
141     { X86::ROR8ri,      X86::ROR8mi },
142     { X86::SAR16r1,     X86::SAR16m1 },
143     { X86::SAR16rCL,    X86::SAR16mCL },
144     { X86::SAR16ri,     X86::SAR16mi },
145     { X86::SAR32r1,     X86::SAR32m1 },
146     { X86::SAR32rCL,    X86::SAR32mCL },
147     { X86::SAR32ri,     X86::SAR32mi },
148     { X86::SAR64r1,     X86::SAR64m1 },
149     { X86::SAR64rCL,    X86::SAR64mCL },
150     { X86::SAR64ri,     X86::SAR64mi },
151     { X86::SAR8r1,      X86::SAR8m1 },
152     { X86::SAR8rCL,     X86::SAR8mCL },
153     { X86::SAR8ri,      X86::SAR8mi },
154     { X86::SBB32ri,     X86::SBB32mi },
155     { X86::SBB32ri8,    X86::SBB32mi8 },
156     { X86::SBB32rr,     X86::SBB32mr },
157     { X86::SBB64ri32,   X86::SBB64mi32 },
158     { X86::SBB64ri8,    X86::SBB64mi8 },
159     { X86::SBB64rr,     X86::SBB64mr },
160     { X86::SHL16rCL,    X86::SHL16mCL },
161     { X86::SHL16ri,     X86::SHL16mi },
162     { X86::SHL32rCL,    X86::SHL32mCL },
163     { X86::SHL32ri,     X86::SHL32mi },
164     { X86::SHL64rCL,    X86::SHL64mCL },
165     { X86::SHL64ri,     X86::SHL64mi },
166     { X86::SHL8rCL,     X86::SHL8mCL },
167     { X86::SHL8ri,      X86::SHL8mi },
168     { X86::SHLD16rrCL,  X86::SHLD16mrCL },
169     { X86::SHLD16rri8,  X86::SHLD16mri8 },
170     { X86::SHLD32rrCL,  X86::SHLD32mrCL },
171     { X86::SHLD32rri8,  X86::SHLD32mri8 },
172     { X86::SHLD64rrCL,  X86::SHLD64mrCL },
173     { X86::SHLD64rri8,  X86::SHLD64mri8 },
174     { X86::SHR16r1,     X86::SHR16m1 },
175     { X86::SHR16rCL,    X86::SHR16mCL },
176     { X86::SHR16ri,     X86::SHR16mi },
177     { X86::SHR32r1,     X86::SHR32m1 },
178     { X86::SHR32rCL,    X86::SHR32mCL },
179     { X86::SHR32ri,     X86::SHR32mi },
180     { X86::SHR64r1,     X86::SHR64m1 },
181     { X86::SHR64rCL,    X86::SHR64mCL },
182     { X86::SHR64ri,     X86::SHR64mi },
183     { X86::SHR8r1,      X86::SHR8m1 },
184     { X86::SHR8rCL,     X86::SHR8mCL },
185     { X86::SHR8ri,      X86::SHR8mi },
186     { X86::SHRD16rrCL,  X86::SHRD16mrCL },
187     { X86::SHRD16rri8,  X86::SHRD16mri8 },
188     { X86::SHRD32rrCL,  X86::SHRD32mrCL },
189     { X86::SHRD32rri8,  X86::SHRD32mri8 },
190     { X86::SHRD64rrCL,  X86::SHRD64mrCL },
191     { X86::SHRD64rri8,  X86::SHRD64mri8 },
192     { X86::SUB16ri,     X86::SUB16mi },
193     { X86::SUB16ri8,    X86::SUB16mi8 },
194     { X86::SUB16rr,     X86::SUB16mr },
195     { X86::SUB32ri,     X86::SUB32mi },
196     { X86::SUB32ri8,    X86::SUB32mi8 },
197     { X86::SUB32rr,     X86::SUB32mr },
198     { X86::SUB64ri32,   X86::SUB64mi32 },
199     { X86::SUB64ri8,    X86::SUB64mi8 },
200     { X86::SUB64rr,     X86::SUB64mr },
201     { X86::SUB8ri,      X86::SUB8mi },
202     { X86::SUB8rr,      X86::SUB8mr },
203     { X86::XOR16ri,     X86::XOR16mi },
204     { X86::XOR16ri8,    X86::XOR16mi8 },
205     { X86::XOR16rr,     X86::XOR16mr },
206     { X86::XOR32ri,     X86::XOR32mi },
207     { X86::XOR32ri8,    X86::XOR32mi8 },
208     { X86::XOR32rr,     X86::XOR32mr },
209     { X86::XOR64ri32,   X86::XOR64mi32 },
210     { X86::XOR64ri8,    X86::XOR64mi8 },
211     { X86::XOR64rr,     X86::XOR64mr },
212     { X86::XOR8ri,      X86::XOR8mi },
213     { X86::XOR8rr,      X86::XOR8mr }
214   };
215
216   for (unsigned i = 0, e = array_lengthof(OpTbl2Addr); i != e; ++i) {
217     unsigned RegOp = OpTbl2Addr[i][0];
218     unsigned MemOp = OpTbl2Addr[i][1];
219     if (!RegOp2MemOpTable2Addr.insert(std::make_pair((unsigned*)RegOp,
220                                                std::make_pair(MemOp,0))).second)
221       assert(false && "Duplicated entries?");
222     // Index 0, folded load and store, no alignment requirement.
223     unsigned AuxInfo = 0 | (1 << 4) | (1 << 5);
224     if (!MemOp2RegOpTable.insert(std::make_pair((unsigned*)MemOp,
225                                                 std::make_pair(RegOp,
226                                                               AuxInfo))).second)
227       AmbEntries.push_back(MemOp);
228   }
229
230   // If the third value is 1, then it's folding either a load or a store.
231   static const unsigned OpTbl0[][4] = {
232     { X86::BT16ri8,     X86::BT16mi8, 1, 0 },
233     { X86::BT32ri8,     X86::BT32mi8, 1, 0 },
234     { X86::BT64ri8,     X86::BT64mi8, 1, 0 },
235     { X86::CALL32r,     X86::CALL32m, 1, 0 },
236     { X86::CALL64r,     X86::CALL64m, 1, 0 },
237     { X86::CMP16ri,     X86::CMP16mi, 1, 0 },
238     { X86::CMP16ri8,    X86::CMP16mi8, 1, 0 },
239     { X86::CMP16rr,     X86::CMP16mr, 1, 0 },
240     { X86::CMP32ri,     X86::CMP32mi, 1, 0 },
241     { X86::CMP32ri8,    X86::CMP32mi8, 1, 0 },
242     { X86::CMP32rr,     X86::CMP32mr, 1, 0 },
243     { X86::CMP64ri32,   X86::CMP64mi32, 1, 0 },
244     { X86::CMP64ri8,    X86::CMP64mi8, 1, 0 },
245     { X86::CMP64rr,     X86::CMP64mr, 1, 0 },
246     { X86::CMP8ri,      X86::CMP8mi, 1, 0 },
247     { X86::CMP8rr,      X86::CMP8mr, 1, 0 },
248     { X86::DIV16r,      X86::DIV16m, 1, 0 },
249     { X86::DIV32r,      X86::DIV32m, 1, 0 },
250     { X86::DIV64r,      X86::DIV64m, 1, 0 },
251     { X86::DIV8r,       X86::DIV8m, 1, 0 },
252     { X86::EXTRACTPSrr, X86::EXTRACTPSmr, 0, 16 },
253     { X86::FsMOVAPDrr,  X86::MOVSDmr, 0, 0 },
254     { X86::FsMOVAPSrr,  X86::MOVSSmr, 0, 0 },
255     { X86::IDIV16r,     X86::IDIV16m, 1, 0 },
256     { X86::IDIV32r,     X86::IDIV32m, 1, 0 },
257     { X86::IDIV64r,     X86::IDIV64m, 1, 0 },
258     { X86::IDIV8r,      X86::IDIV8m, 1, 0 },
259     { X86::IMUL16r,     X86::IMUL16m, 1, 0 },
260     { X86::IMUL32r,     X86::IMUL32m, 1, 0 },
261     { X86::IMUL64r,     X86::IMUL64m, 1, 0 },
262     { X86::IMUL8r,      X86::IMUL8m, 1, 0 },
263     { X86::JMP32r,      X86::JMP32m, 1, 0 },
264     { X86::JMP64r,      X86::JMP64m, 1, 0 },
265     { X86::MOV16ri,     X86::MOV16mi, 0, 0 },
266     { X86::MOV16rr,     X86::MOV16mr, 0, 0 },
267     { X86::MOV32ri,     X86::MOV32mi, 0, 0 },
268     { X86::MOV32rr,     X86::MOV32mr, 0, 0 },
269     { X86::MOV64ri32,   X86::MOV64mi32, 0, 0 },
270     { X86::MOV64rr,     X86::MOV64mr, 0, 0 },
271     { X86::MOV8ri,      X86::MOV8mi, 0, 0 },
272     { X86::MOV8rr,      X86::MOV8mr, 0, 0 },
273     { X86::MOV8rr_NOREX, X86::MOV8mr_NOREX, 0, 0 },
274     { X86::MOVAPDrr,    X86::MOVAPDmr, 0, 16 },
275     { X86::MOVAPSrr,    X86::MOVAPSmr, 0, 16 },
276     { X86::MOVDQArr,    X86::MOVDQAmr, 0, 16 },
277     { X86::MOVPDI2DIrr, X86::MOVPDI2DImr, 0, 0 },
278     { X86::MOVPQIto64rr,X86::MOVPQI2QImr, 0, 0 },
279     { X86::MOVSDto64rr, X86::MOVSDto64mr, 0, 0 },
280     { X86::MOVSS2DIrr,  X86::MOVSS2DImr, 0, 0 },
281     { X86::MOVUPDrr,    X86::MOVUPDmr, 0, 0 },
282     { X86::MOVUPSrr,    X86::MOVUPSmr, 0, 0 },
283     { X86::MUL16r,      X86::MUL16m, 1, 0 },
284     { X86::MUL32r,      X86::MUL32m, 1, 0 },
285     { X86::MUL64r,      X86::MUL64m, 1, 0 },
286     { X86::MUL8r,       X86::MUL8m, 1, 0 },
287     { X86::SETAEr,      X86::SETAEm, 0, 0 },
288     { X86::SETAr,       X86::SETAm, 0, 0 },
289     { X86::SETBEr,      X86::SETBEm, 0, 0 },
290     { X86::SETBr,       X86::SETBm, 0, 0 },
291     { X86::SETEr,       X86::SETEm, 0, 0 },
292     { X86::SETGEr,      X86::SETGEm, 0, 0 },
293     { X86::SETGr,       X86::SETGm, 0, 0 },
294     { X86::SETLEr,      X86::SETLEm, 0, 0 },
295     { X86::SETLr,       X86::SETLm, 0, 0 },
296     { X86::SETNEr,      X86::SETNEm, 0, 0 },
297     { X86::SETNOr,      X86::SETNOm, 0, 0 },
298     { X86::SETNPr,      X86::SETNPm, 0, 0 },
299     { X86::SETNSr,      X86::SETNSm, 0, 0 },
300     { X86::SETOr,       X86::SETOm, 0, 0 },
301     { X86::SETPr,       X86::SETPm, 0, 0 },
302     { X86::SETSr,       X86::SETSm, 0, 0 },
303     { X86::TAILJMPr,    X86::TAILJMPm, 1, 0 },
304     { X86::TEST16ri,    X86::TEST16mi, 1, 0 },
305     { X86::TEST32ri,    X86::TEST32mi, 1, 0 },
306     { X86::TEST64ri32,  X86::TEST64mi32, 1, 0 },
307     { X86::TEST8ri,     X86::TEST8mi, 1, 0 }
308   };
309
310   for (unsigned i = 0, e = array_lengthof(OpTbl0); i != e; ++i) {
311     unsigned RegOp = OpTbl0[i][0];
312     unsigned MemOp = OpTbl0[i][1];
313     unsigned Align = OpTbl0[i][3];
314     if (!RegOp2MemOpTable0.insert(std::make_pair((unsigned*)RegOp,
315                                            std::make_pair(MemOp,Align))).second)
316       assert(false && "Duplicated entries?");
317     unsigned FoldedLoad = OpTbl0[i][2];
318     // Index 0, folded load or store.
319     unsigned AuxInfo = 0 | (FoldedLoad << 4) | ((FoldedLoad^1) << 5);
320     if (RegOp != X86::FsMOVAPDrr && RegOp != X86::FsMOVAPSrr)
321       if (!MemOp2RegOpTable.insert(std::make_pair((unsigned*)MemOp,
322                                      std::make_pair(RegOp, AuxInfo))).second)
323         AmbEntries.push_back(MemOp);
324   }
325
326   static const unsigned OpTbl1[][3] = {
327     { X86::CMP16rr,         X86::CMP16rm, 0 },
328     { X86::CMP32rr,         X86::CMP32rm, 0 },
329     { X86::CMP64rr,         X86::CMP64rm, 0 },
330     { X86::CMP8rr,          X86::CMP8rm, 0 },
331     { X86::CVTSD2SSrr,      X86::CVTSD2SSrm, 0 },
332     { X86::CVTSI2SD64rr,    X86::CVTSI2SD64rm, 0 },
333     { X86::CVTSI2SDrr,      X86::CVTSI2SDrm, 0 },
334     { X86::CVTSI2SS64rr,    X86::CVTSI2SS64rm, 0 },
335     { X86::CVTSI2SSrr,      X86::CVTSI2SSrm, 0 },
336     { X86::CVTSS2SDrr,      X86::CVTSS2SDrm, 0 },
337     { X86::CVTTSD2SI64rr,   X86::CVTTSD2SI64rm, 0 },
338     { X86::CVTTSD2SIrr,     X86::CVTTSD2SIrm, 0 },
339     { X86::CVTTSS2SI64rr,   X86::CVTTSS2SI64rm, 0 },
340     { X86::CVTTSS2SIrr,     X86::CVTTSS2SIrm, 0 },
341     { X86::FsMOVAPDrr,      X86::MOVSDrm, 0 },
342     { X86::FsMOVAPSrr,      X86::MOVSSrm, 0 },
343     { X86::IMUL16rri,       X86::IMUL16rmi, 0 },
344     { X86::IMUL16rri8,      X86::IMUL16rmi8, 0 },
345     { X86::IMUL32rri,       X86::IMUL32rmi, 0 },
346     { X86::IMUL32rri8,      X86::IMUL32rmi8, 0 },
347     { X86::IMUL64rri32,     X86::IMUL64rmi32, 0 },
348     { X86::IMUL64rri8,      X86::IMUL64rmi8, 0 },
349     { X86::Int_CMPSDrr,     X86::Int_CMPSDrm, 0 },
350     { X86::Int_CMPSSrr,     X86::Int_CMPSSrm, 0 },
351     { X86::Int_COMISDrr,    X86::Int_COMISDrm, 0 },
352     { X86::Int_COMISSrr,    X86::Int_COMISSrm, 0 },
353     { X86::Int_CVTDQ2PDrr,  X86::Int_CVTDQ2PDrm, 16 },
354     { X86::Int_CVTDQ2PSrr,  X86::Int_CVTDQ2PSrm, 16 },
355     { X86::Int_CVTPD2DQrr,  X86::Int_CVTPD2DQrm, 16 },
356     { X86::Int_CVTPD2PSrr,  X86::Int_CVTPD2PSrm, 16 },
357     { X86::Int_CVTPS2DQrr,  X86::Int_CVTPS2DQrm, 16 },
358     { X86::Int_CVTPS2PDrr,  X86::Int_CVTPS2PDrm, 0 },
359     { X86::Int_CVTSD2SI64rr,X86::Int_CVTSD2SI64rm, 0 },
360     { X86::Int_CVTSD2SIrr,  X86::Int_CVTSD2SIrm, 0 },
361     { X86::Int_CVTSD2SSrr,  X86::Int_CVTSD2SSrm, 0 },
362     { X86::Int_CVTSI2SD64rr,X86::Int_CVTSI2SD64rm, 0 },
363     { X86::Int_CVTSI2SDrr,  X86::Int_CVTSI2SDrm, 0 },
364     { X86::Int_CVTSI2SS64rr,X86::Int_CVTSI2SS64rm, 0 },
365     { X86::Int_CVTSI2SSrr,  X86::Int_CVTSI2SSrm, 0 },
366     { X86::Int_CVTSS2SDrr,  X86::Int_CVTSS2SDrm, 0 },
367     { X86::Int_CVTSS2SI64rr,X86::Int_CVTSS2SI64rm, 0 },
368     { X86::Int_CVTSS2SIrr,  X86::Int_CVTSS2SIrm, 0 },
369     { X86::Int_CVTTPD2DQrr, X86::Int_CVTTPD2DQrm, 16 },
370     { X86::Int_CVTTPS2DQrr, X86::Int_CVTTPS2DQrm, 16 },
371     { X86::Int_CVTTSD2SI64rr,X86::Int_CVTTSD2SI64rm, 0 },
372     { X86::Int_CVTTSD2SIrr, X86::Int_CVTTSD2SIrm, 0 },
373     { X86::Int_CVTTSS2SI64rr,X86::Int_CVTTSS2SI64rm, 0 },
374     { X86::Int_CVTTSS2SIrr, X86::Int_CVTTSS2SIrm, 0 },
375     { X86::Int_UCOMISDrr,   X86::Int_UCOMISDrm, 0 },
376     { X86::Int_UCOMISSrr,   X86::Int_UCOMISSrm, 0 },
377     { X86::MOV16rr,         X86::MOV16rm, 0 },
378     { X86::MOV32rr,         X86::MOV32rm, 0 },
379     { X86::MOV64rr,         X86::MOV64rm, 0 },
380     { X86::MOV64toPQIrr,    X86::MOVQI2PQIrm, 0 },
381     { X86::MOV64toSDrr,     X86::MOV64toSDrm, 0 },
382     { X86::MOV8rr,          X86::MOV8rm, 0 },
383     { X86::MOVAPDrr,        X86::MOVAPDrm, 16 },
384     { X86::MOVAPSrr,        X86::MOVAPSrm, 16 },
385     { X86::MOVDDUPrr,       X86::MOVDDUPrm, 0 },
386     { X86::MOVDI2PDIrr,     X86::MOVDI2PDIrm, 0 },
387     { X86::MOVDI2SSrr,      X86::MOVDI2SSrm, 0 },
388     { X86::MOVDQArr,        X86::MOVDQArm, 16 },
389     { X86::MOVSHDUPrr,      X86::MOVSHDUPrm, 16 },
390     { X86::MOVSLDUPrr,      X86::MOVSLDUPrm, 16 },
391     { X86::MOVSX16rr8,      X86::MOVSX16rm8, 0 },
392     { X86::MOVSX32rr16,     X86::MOVSX32rm16, 0 },
393     { X86::MOVSX32rr8,      X86::MOVSX32rm8, 0 },
394     { X86::MOVSX64rr16,     X86::MOVSX64rm16, 0 },
395     { X86::MOVSX64rr32,     X86::MOVSX64rm32, 0 },
396     { X86::MOVSX64rr8,      X86::MOVSX64rm8, 0 },
397     { X86::MOVUPDrr,        X86::MOVUPDrm, 16 },
398     { X86::MOVUPSrr,        X86::MOVUPSrm, 0 },
399     { X86::MOVZDI2PDIrr,    X86::MOVZDI2PDIrm, 0 },
400     { X86::MOVZQI2PQIrr,    X86::MOVZQI2PQIrm, 0 },
401     { X86::MOVZPQILo2PQIrr, X86::MOVZPQILo2PQIrm, 16 },
402     { X86::MOVZX16rr8,      X86::MOVZX16rm8, 0 },
403     { X86::MOVZX32rr16,     X86::MOVZX32rm16, 0 },
404     { X86::MOVZX32_NOREXrr8, X86::MOVZX32_NOREXrm8, 0 },
405     { X86::MOVZX32rr8,      X86::MOVZX32rm8, 0 },
406     { X86::MOVZX64rr16,     X86::MOVZX64rm16, 0 },
407     { X86::MOVZX64rr32,     X86::MOVZX64rm32, 0 },
408     { X86::MOVZX64rr8,      X86::MOVZX64rm8, 0 },
409     { X86::PSHUFDri,        X86::PSHUFDmi, 16 },
410     { X86::PSHUFHWri,       X86::PSHUFHWmi, 16 },
411     { X86::PSHUFLWri,       X86::PSHUFLWmi, 16 },
412     { X86::RCPPSr,          X86::RCPPSm, 16 },
413     { X86::RCPPSr_Int,      X86::RCPPSm_Int, 16 },
414     { X86::RSQRTPSr,        X86::RSQRTPSm, 16 },
415     { X86::RSQRTPSr_Int,    X86::RSQRTPSm_Int, 16 },
416     { X86::RSQRTSSr,        X86::RSQRTSSm, 0 },
417     { X86::RSQRTSSr_Int,    X86::RSQRTSSm_Int, 0 },
418     { X86::SQRTPDr,         X86::SQRTPDm, 16 },
419     { X86::SQRTPDr_Int,     X86::SQRTPDm_Int, 16 },
420     { X86::SQRTPSr,         X86::SQRTPSm, 16 },
421     { X86::SQRTPSr_Int,     X86::SQRTPSm_Int, 16 },
422     { X86::SQRTSDr,         X86::SQRTSDm, 0 },
423     { X86::SQRTSDr_Int,     X86::SQRTSDm_Int, 0 },
424     { X86::SQRTSSr,         X86::SQRTSSm, 0 },
425     { X86::SQRTSSr_Int,     X86::SQRTSSm_Int, 0 },
426     { X86::TEST16rr,        X86::TEST16rm, 0 },
427     { X86::TEST32rr,        X86::TEST32rm, 0 },
428     { X86::TEST64rr,        X86::TEST64rm, 0 },
429     { X86::TEST8rr,         X86::TEST8rm, 0 },
430     // FIXME: TEST*rr EAX,EAX ---> CMP [mem], 0
431     { X86::UCOMISDrr,       X86::UCOMISDrm, 0 },
432     { X86::UCOMISSrr,       X86::UCOMISSrm, 0 }
433   };
434
435   for (unsigned i = 0, e = array_lengthof(OpTbl1); i != e; ++i) {
436     unsigned RegOp = OpTbl1[i][0];
437     unsigned MemOp = OpTbl1[i][1];
438     unsigned Align = OpTbl1[i][2];
439     if (!RegOp2MemOpTable1.insert(std::make_pair((unsigned*)RegOp,
440                                            std::make_pair(MemOp,Align))).second)
441       assert(false && "Duplicated entries?");
442     // Index 1, folded load
443     unsigned AuxInfo = 1 | (1 << 4);
444     if (RegOp != X86::FsMOVAPDrr && RegOp != X86::FsMOVAPSrr)
445       if (!MemOp2RegOpTable.insert(std::make_pair((unsigned*)MemOp,
446                                      std::make_pair(RegOp, AuxInfo))).second)
447         AmbEntries.push_back(MemOp);
448   }
449
450   static const unsigned OpTbl2[][3] = {
451     { X86::ADC32rr,         X86::ADC32rm, 0 },
452     { X86::ADC64rr,         X86::ADC64rm, 0 },
453     { X86::ADD16rr,         X86::ADD16rm, 0 },
454     { X86::ADD32rr,         X86::ADD32rm, 0 },
455     { X86::ADD64rr,         X86::ADD64rm, 0 },
456     { X86::ADD8rr,          X86::ADD8rm, 0 },
457     { X86::ADDPDrr,         X86::ADDPDrm, 16 },
458     { X86::ADDPSrr,         X86::ADDPSrm, 16 },
459     { X86::ADDSDrr,         X86::ADDSDrm, 0 },
460     { X86::ADDSSrr,         X86::ADDSSrm, 0 },
461     { X86::ADDSUBPDrr,      X86::ADDSUBPDrm, 16 },
462     { X86::ADDSUBPSrr,      X86::ADDSUBPSrm, 16 },
463     { X86::AND16rr,         X86::AND16rm, 0 },
464     { X86::AND32rr,         X86::AND32rm, 0 },
465     { X86::AND64rr,         X86::AND64rm, 0 },
466     { X86::AND8rr,          X86::AND8rm, 0 },
467     { X86::ANDNPDrr,        X86::ANDNPDrm, 16 },
468     { X86::ANDNPSrr,        X86::ANDNPSrm, 16 },
469     { X86::ANDPDrr,         X86::ANDPDrm, 16 },
470     { X86::ANDPSrr,         X86::ANDPSrm, 16 },
471     { X86::CMOVA16rr,       X86::CMOVA16rm, 0 },
472     { X86::CMOVA32rr,       X86::CMOVA32rm, 0 },
473     { X86::CMOVA64rr,       X86::CMOVA64rm, 0 },
474     { X86::CMOVAE16rr,      X86::CMOVAE16rm, 0 },
475     { X86::CMOVAE32rr,      X86::CMOVAE32rm, 0 },
476     { X86::CMOVAE64rr,      X86::CMOVAE64rm, 0 },
477     { X86::CMOVB16rr,       X86::CMOVB16rm, 0 },
478     { X86::CMOVB32rr,       X86::CMOVB32rm, 0 },
479     { X86::CMOVB64rr,       X86::CMOVB64rm, 0 },
480     { X86::CMOVBE16rr,      X86::CMOVBE16rm, 0 },
481     { X86::CMOVBE32rr,      X86::CMOVBE32rm, 0 },
482     { X86::CMOVBE64rr,      X86::CMOVBE64rm, 0 },
483     { X86::CMOVE16rr,       X86::CMOVE16rm, 0 },
484     { X86::CMOVE32rr,       X86::CMOVE32rm, 0 },
485     { X86::CMOVE64rr,       X86::CMOVE64rm, 0 },
486     { X86::CMOVG16rr,       X86::CMOVG16rm, 0 },
487     { X86::CMOVG32rr,       X86::CMOVG32rm, 0 },
488     { X86::CMOVG64rr,       X86::CMOVG64rm, 0 },
489     { X86::CMOVGE16rr,      X86::CMOVGE16rm, 0 },
490     { X86::CMOVGE32rr,      X86::CMOVGE32rm, 0 },
491     { X86::CMOVGE64rr,      X86::CMOVGE64rm, 0 },
492     { X86::CMOVL16rr,       X86::CMOVL16rm, 0 },
493     { X86::CMOVL32rr,       X86::CMOVL32rm, 0 },
494     { X86::CMOVL64rr,       X86::CMOVL64rm, 0 },
495     { X86::CMOVLE16rr,      X86::CMOVLE16rm, 0 },
496     { X86::CMOVLE32rr,      X86::CMOVLE32rm, 0 },
497     { X86::CMOVLE64rr,      X86::CMOVLE64rm, 0 },
498     { X86::CMOVNE16rr,      X86::CMOVNE16rm, 0 },
499     { X86::CMOVNE32rr,      X86::CMOVNE32rm, 0 },
500     { X86::CMOVNE64rr,      X86::CMOVNE64rm, 0 },
501     { X86::CMOVNO16rr,      X86::CMOVNO16rm, 0 },
502     { X86::CMOVNO32rr,      X86::CMOVNO32rm, 0 },
503     { X86::CMOVNO64rr,      X86::CMOVNO64rm, 0 },
504     { X86::CMOVNP16rr,      X86::CMOVNP16rm, 0 },
505     { X86::CMOVNP32rr,      X86::CMOVNP32rm, 0 },
506     { X86::CMOVNP64rr,      X86::CMOVNP64rm, 0 },
507     { X86::CMOVNS16rr,      X86::CMOVNS16rm, 0 },
508     { X86::CMOVNS32rr,      X86::CMOVNS32rm, 0 },
509     { X86::CMOVNS64rr,      X86::CMOVNS64rm, 0 },
510     { X86::CMOVO16rr,       X86::CMOVO16rm, 0 },
511     { X86::CMOVO32rr,       X86::CMOVO32rm, 0 },
512     { X86::CMOVO64rr,       X86::CMOVO64rm, 0 },
513     { X86::CMOVP16rr,       X86::CMOVP16rm, 0 },
514     { X86::CMOVP32rr,       X86::CMOVP32rm, 0 },
515     { X86::CMOVP64rr,       X86::CMOVP64rm, 0 },
516     { X86::CMOVS16rr,       X86::CMOVS16rm, 0 },
517     { X86::CMOVS32rr,       X86::CMOVS32rm, 0 },
518     { X86::CMOVS64rr,       X86::CMOVS64rm, 0 },
519     { X86::CMPPDrri,        X86::CMPPDrmi, 16 },
520     { X86::CMPPSrri,        X86::CMPPSrmi, 16 },
521     { X86::CMPSDrr,         X86::CMPSDrm, 0 },
522     { X86::CMPSSrr,         X86::CMPSSrm, 0 },
523     { X86::DIVPDrr,         X86::DIVPDrm, 16 },
524     { X86::DIVPSrr,         X86::DIVPSrm, 16 },
525     { X86::DIVSDrr,         X86::DIVSDrm, 0 },
526     { X86::DIVSSrr,         X86::DIVSSrm, 0 },
527     { X86::FsANDNPDrr,      X86::FsANDNPDrm, 16 },
528     { X86::FsANDNPSrr,      X86::FsANDNPSrm, 16 },
529     { X86::FsANDPDrr,       X86::FsANDPDrm, 16 },
530     { X86::FsANDPSrr,       X86::FsANDPSrm, 16 },
531     { X86::FsORPDrr,        X86::FsORPDrm, 16 },
532     { X86::FsORPSrr,        X86::FsORPSrm, 16 },
533     { X86::FsXORPDrr,       X86::FsXORPDrm, 16 },
534     { X86::FsXORPSrr,       X86::FsXORPSrm, 16 },
535     { X86::HADDPDrr,        X86::HADDPDrm, 16 },
536     { X86::HADDPSrr,        X86::HADDPSrm, 16 },
537     { X86::HSUBPDrr,        X86::HSUBPDrm, 16 },
538     { X86::HSUBPSrr,        X86::HSUBPSrm, 16 },
539     { X86::IMUL16rr,        X86::IMUL16rm, 0 },
540     { X86::IMUL32rr,        X86::IMUL32rm, 0 },
541     { X86::IMUL64rr,        X86::IMUL64rm, 0 },
542     { X86::MAXPDrr,         X86::MAXPDrm, 16 },
543     { X86::MAXPDrr_Int,     X86::MAXPDrm_Int, 16 },
544     { X86::MAXPSrr,         X86::MAXPSrm, 16 },
545     { X86::MAXPSrr_Int,     X86::MAXPSrm_Int, 16 },
546     { X86::MAXSDrr,         X86::MAXSDrm, 0 },
547     { X86::MAXSDrr_Int,     X86::MAXSDrm_Int, 0 },
548     { X86::MAXSSrr,         X86::MAXSSrm, 0 },
549     { X86::MAXSSrr_Int,     X86::MAXSSrm_Int, 0 },
550     { X86::MINPDrr,         X86::MINPDrm, 16 },
551     { X86::MINPDrr_Int,     X86::MINPDrm_Int, 16 },
552     { X86::MINPSrr,         X86::MINPSrm, 16 },
553     { X86::MINPSrr_Int,     X86::MINPSrm_Int, 16 },
554     { X86::MINSDrr,         X86::MINSDrm, 0 },
555     { X86::MINSDrr_Int,     X86::MINSDrm_Int, 0 },
556     { X86::MINSSrr,         X86::MINSSrm, 0 },
557     { X86::MINSSrr_Int,     X86::MINSSrm_Int, 0 },
558     { X86::MULPDrr,         X86::MULPDrm, 16 },
559     { X86::MULPSrr,         X86::MULPSrm, 16 },
560     { X86::MULSDrr,         X86::MULSDrm, 0 },
561     { X86::MULSSrr,         X86::MULSSrm, 0 },
562     { X86::OR16rr,          X86::OR16rm, 0 },
563     { X86::OR32rr,          X86::OR32rm, 0 },
564     { X86::OR64rr,          X86::OR64rm, 0 },
565     { X86::OR8rr,           X86::OR8rm, 0 },
566     { X86::ORPDrr,          X86::ORPDrm, 16 },
567     { X86::ORPSrr,          X86::ORPSrm, 16 },
568     { X86::PACKSSDWrr,      X86::PACKSSDWrm, 16 },
569     { X86::PACKSSWBrr,      X86::PACKSSWBrm, 16 },
570     { X86::PACKUSWBrr,      X86::PACKUSWBrm, 16 },
571     { X86::PADDBrr,         X86::PADDBrm, 16 },
572     { X86::PADDDrr,         X86::PADDDrm, 16 },
573     { X86::PADDQrr,         X86::PADDQrm, 16 },
574     { X86::PADDSBrr,        X86::PADDSBrm, 16 },
575     { X86::PADDSWrr,        X86::PADDSWrm, 16 },
576     { X86::PADDWrr,         X86::PADDWrm, 16 },
577     { X86::PANDNrr,         X86::PANDNrm, 16 },
578     { X86::PANDrr,          X86::PANDrm, 16 },
579     { X86::PAVGBrr,         X86::PAVGBrm, 16 },
580     { X86::PAVGWrr,         X86::PAVGWrm, 16 },
581     { X86::PCMPEQBrr,       X86::PCMPEQBrm, 16 },
582     { X86::PCMPEQDrr,       X86::PCMPEQDrm, 16 },
583     { X86::PCMPEQWrr,       X86::PCMPEQWrm, 16 },
584     { X86::PCMPGTBrr,       X86::PCMPGTBrm, 16 },
585     { X86::PCMPGTDrr,       X86::PCMPGTDrm, 16 },
586     { X86::PCMPGTWrr,       X86::PCMPGTWrm, 16 },
587     { X86::PINSRWrri,       X86::PINSRWrmi, 16 },
588     { X86::PMADDWDrr,       X86::PMADDWDrm, 16 },
589     { X86::PMAXSWrr,        X86::PMAXSWrm, 16 },
590     { X86::PMAXUBrr,        X86::PMAXUBrm, 16 },
591     { X86::PMINSWrr,        X86::PMINSWrm, 16 },
592     { X86::PMINUBrr,        X86::PMINUBrm, 16 },
593     { X86::PMULDQrr,        X86::PMULDQrm, 16 },
594     { X86::PMULHUWrr,       X86::PMULHUWrm, 16 },
595     { X86::PMULHWrr,        X86::PMULHWrm, 16 },
596     { X86::PMULLDrr,        X86::PMULLDrm, 16 },
597     { X86::PMULLDrr_int,    X86::PMULLDrm_int, 16 },
598     { X86::PMULLWrr,        X86::PMULLWrm, 16 },
599     { X86::PMULUDQrr,       X86::PMULUDQrm, 16 },
600     { X86::PORrr,           X86::PORrm, 16 },
601     { X86::PSADBWrr,        X86::PSADBWrm, 16 },
602     { X86::PSLLDrr,         X86::PSLLDrm, 16 },
603     { X86::PSLLQrr,         X86::PSLLQrm, 16 },
604     { X86::PSLLWrr,         X86::PSLLWrm, 16 },
605     { X86::PSRADrr,         X86::PSRADrm, 16 },
606     { X86::PSRAWrr,         X86::PSRAWrm, 16 },
607     { X86::PSRLDrr,         X86::PSRLDrm, 16 },
608     { X86::PSRLQrr,         X86::PSRLQrm, 16 },
609     { X86::PSRLWrr,         X86::PSRLWrm, 16 },
610     { X86::PSUBBrr,         X86::PSUBBrm, 16 },
611     { X86::PSUBDrr,         X86::PSUBDrm, 16 },
612     { X86::PSUBSBrr,        X86::PSUBSBrm, 16 },
613     { X86::PSUBSWrr,        X86::PSUBSWrm, 16 },
614     { X86::PSUBWrr,         X86::PSUBWrm, 16 },
615     { X86::PUNPCKHBWrr,     X86::PUNPCKHBWrm, 16 },
616     { X86::PUNPCKHDQrr,     X86::PUNPCKHDQrm, 16 },
617     { X86::PUNPCKHQDQrr,    X86::PUNPCKHQDQrm, 16 },
618     { X86::PUNPCKHWDrr,     X86::PUNPCKHWDrm, 16 },
619     { X86::PUNPCKLBWrr,     X86::PUNPCKLBWrm, 16 },
620     { X86::PUNPCKLDQrr,     X86::PUNPCKLDQrm, 16 },
621     { X86::PUNPCKLQDQrr,    X86::PUNPCKLQDQrm, 16 },
622     { X86::PUNPCKLWDrr,     X86::PUNPCKLWDrm, 16 },
623     { X86::PXORrr,          X86::PXORrm, 16 },
624     { X86::SBB32rr,         X86::SBB32rm, 0 },
625     { X86::SBB64rr,         X86::SBB64rm, 0 },
626     { X86::SHUFPDrri,       X86::SHUFPDrmi, 16 },
627     { X86::SHUFPSrri,       X86::SHUFPSrmi, 16 },
628     { X86::SUB16rr,         X86::SUB16rm, 0 },
629     { X86::SUB32rr,         X86::SUB32rm, 0 },
630     { X86::SUB64rr,         X86::SUB64rm, 0 },
631     { X86::SUB8rr,          X86::SUB8rm, 0 },
632     { X86::SUBPDrr,         X86::SUBPDrm, 16 },
633     { X86::SUBPSrr,         X86::SUBPSrm, 16 },
634     { X86::SUBSDrr,         X86::SUBSDrm, 0 },
635     { X86::SUBSSrr,         X86::SUBSSrm, 0 },
636     // FIXME: TEST*rr -> swapped operand of TEST*mr.
637     { X86::UNPCKHPDrr,      X86::UNPCKHPDrm, 16 },
638     { X86::UNPCKHPSrr,      X86::UNPCKHPSrm, 16 },
639     { X86::UNPCKLPDrr,      X86::UNPCKLPDrm, 16 },
640     { X86::UNPCKLPSrr,      X86::UNPCKLPSrm, 16 },
641     { X86::XOR16rr,         X86::XOR16rm, 0 },
642     { X86::XOR32rr,         X86::XOR32rm, 0 },
643     { X86::XOR64rr,         X86::XOR64rm, 0 },
644     { X86::XOR8rr,          X86::XOR8rm, 0 },
645     { X86::XORPDrr,         X86::XORPDrm, 16 },
646     { X86::XORPSrr,         X86::XORPSrm, 16 }
647   };
648
649   for (unsigned i = 0, e = array_lengthof(OpTbl2); i != e; ++i) {
650     unsigned RegOp = OpTbl2[i][0];
651     unsigned MemOp = OpTbl2[i][1];
652     unsigned Align = OpTbl2[i][2];
653     if (!RegOp2MemOpTable2.insert(std::make_pair((unsigned*)RegOp,
654                                            std::make_pair(MemOp,Align))).second)
655       assert(false && "Duplicated entries?");
656     // Index 2, folded load
657     unsigned AuxInfo = 2 | (1 << 4);
658     if (!MemOp2RegOpTable.insert(std::make_pair((unsigned*)MemOp,
659                                    std::make_pair(RegOp, AuxInfo))).second)
660       AmbEntries.push_back(MemOp);
661   }
662
663   // Remove ambiguous entries.
664   assert(AmbEntries.empty() && "Duplicated entries in unfolding maps?");
665 }
666
667 bool X86InstrInfo::isMoveInstr(const MachineInstr& MI,
668                                unsigned &SrcReg, unsigned &DstReg,
669                                unsigned &SrcSubIdx, unsigned &DstSubIdx) const {
670   switch (MI.getOpcode()) {
671   default:
672     return false;
673   case X86::MOV8rr:
674   case X86::MOV8rr_NOREX:
675   case X86::MOV16rr:
676   case X86::MOV32rr: 
677   case X86::MOV64rr:
678
679   // FP Stack register class copies
680   case X86::MOV_Fp3232: case X86::MOV_Fp6464: case X86::MOV_Fp8080:
681   case X86::MOV_Fp3264: case X86::MOV_Fp3280:
682   case X86::MOV_Fp6432: case X86::MOV_Fp8032:
683
684   // Note that MOVSSrr and MOVSDrr are not considered copies. FR32 and FR64
685   // copies are done with FsMOVAPSrr and FsMOVAPDrr.
686
687   case X86::FsMOVAPSrr:
688   case X86::FsMOVAPDrr:
689   case X86::MOVAPSrr:
690   case X86::MOVAPDrr:
691   case X86::MOVDQArr:
692   case X86::MMX_MOVQ64rr:
693     assert(MI.getNumOperands() >= 2 &&
694            MI.getOperand(0).isReg() &&
695            MI.getOperand(1).isReg() &&
696            "invalid register-register move instruction");
697     SrcReg = MI.getOperand(1).getReg();
698     DstReg = MI.getOperand(0).getReg();
699     SrcSubIdx = MI.getOperand(1).getSubReg();
700     DstSubIdx = MI.getOperand(0).getSubReg();
701     return true;
702   }
703 }
704
705 bool
706 X86InstrInfo::isCoalescableExtInstr(const MachineInstr &MI,
707                                     unsigned &SrcReg, unsigned &DstReg,
708                                     unsigned &SubIdx) const {
709   switch (MI.getOpcode()) {
710   default: break;
711   case X86::MOVSX16rr8:
712   case X86::MOVZX16rr8:
713   case X86::MOVSX32rr8:
714   case X86::MOVZX32rr8:
715   case X86::MOVSX64rr8:
716   case X86::MOVZX64rr8:
717     if (!TM.getSubtarget<X86Subtarget>().is64Bit())
718       // It's not always legal to reference the low 8-bit of the larger
719       // register in 32-bit mode.
720       return false;
721   case X86::MOVSX32rr16:
722   case X86::MOVZX32rr16:
723   case X86::MOVSX64rr16:
724   case X86::MOVZX64rr16:
725   case X86::MOVSX64rr32:
726   case X86::MOVZX64rr32: {
727     if (MI.getOperand(0).getSubReg() || MI.getOperand(1).getSubReg())
728       // Be conservative.
729       return false;
730     SrcReg = MI.getOperand(1).getReg();
731     DstReg = MI.getOperand(0).getReg();
732     switch (MI.getOpcode()) {
733     default:
734       llvm_unreachable(0);
735       break;
736     case X86::MOVSX16rr8:
737     case X86::MOVZX16rr8:
738     case X86::MOVSX32rr8:
739     case X86::MOVZX32rr8:
740     case X86::MOVSX64rr8:
741     case X86::MOVZX64rr8:
742       SubIdx = 1;
743       break;
744     case X86::MOVSX32rr16:
745     case X86::MOVZX32rr16:
746     case X86::MOVSX64rr16:
747     case X86::MOVZX64rr16:
748       SubIdx = 3;
749       break;
750     case X86::MOVSX64rr32:
751     case X86::MOVZX64rr32:
752       SubIdx = 4;
753       break;
754     }
755     return true;
756   }
757   }
758   return false;
759 }
760
761 /// isFrameOperand - Return true and the FrameIndex if the specified
762 /// operand and follow operands form a reference to the stack frame.
763 bool X86InstrInfo::isFrameOperand(const MachineInstr *MI, unsigned int Op,
764                                   int &FrameIndex) const {
765   if (MI->getOperand(Op).isFI() && MI->getOperand(Op+1).isImm() &&
766       MI->getOperand(Op+2).isReg() && MI->getOperand(Op+3).isImm() &&
767       MI->getOperand(Op+1).getImm() == 1 &&
768       MI->getOperand(Op+2).getReg() == 0 &&
769       MI->getOperand(Op+3).getImm() == 0) {
770     FrameIndex = MI->getOperand(Op).getIndex();
771     return true;
772   }
773   return false;
774 }
775
776 static bool isFrameLoadOpcode(int Opcode) {
777   switch (Opcode) {
778   default: break;
779   case X86::MOV8rm:
780   case X86::MOV16rm:
781   case X86::MOV32rm:
782   case X86::MOV64rm:
783   case X86::LD_Fp64m:
784   case X86::MOVSSrm:
785   case X86::MOVSDrm:
786   case X86::MOVAPSrm:
787   case X86::MOVAPDrm:
788   case X86::MOVDQArm:
789   case X86::MMX_MOVD64rm:
790   case X86::MMX_MOVQ64rm:
791     return true;
792     break;
793   }
794   return false;
795 }
796
797 static bool isFrameStoreOpcode(int Opcode) {
798   switch (Opcode) {
799   default: break;
800   case X86::MOV8mr:
801   case X86::MOV16mr:
802   case X86::MOV32mr:
803   case X86::MOV64mr:
804   case X86::ST_FpP64m:
805   case X86::MOVSSmr:
806   case X86::MOVSDmr:
807   case X86::MOVAPSmr:
808   case X86::MOVAPDmr:
809   case X86::MOVDQAmr:
810   case X86::MMX_MOVD64mr:
811   case X86::MMX_MOVQ64mr:
812   case X86::MMX_MOVNTQmr:
813     return true;
814   }
815   return false;
816 }
817
818 unsigned X86InstrInfo::isLoadFromStackSlot(const MachineInstr *MI, 
819                                            int &FrameIndex) const {
820   if (isFrameLoadOpcode(MI->getOpcode()))
821     if (isFrameOperand(MI, 1, FrameIndex))
822       return MI->getOperand(0).getReg();
823   return 0;
824 }
825
826 unsigned X86InstrInfo::isLoadFromStackSlotPostFE(const MachineInstr *MI, 
827                                                  int &FrameIndex) const {
828   if (isFrameLoadOpcode(MI->getOpcode())) {
829     unsigned Reg;
830     if ((Reg = isLoadFromStackSlot(MI, FrameIndex)))
831       return Reg;
832     // Check for post-frame index elimination operations
833     const MachineMemOperand *Dummy;
834     return hasLoadFromStackSlot(MI, Dummy, FrameIndex);
835   }
836   return 0;
837 }
838
839 bool X86InstrInfo::hasLoadFromStackSlot(const MachineInstr *MI,
840                                         const MachineMemOperand *&MMO,
841                                         int &FrameIndex) const {
842   for (MachineInstr::mmo_iterator o = MI->memoperands_begin(),
843          oe = MI->memoperands_end();
844        o != oe;
845        ++o) {
846     if ((*o)->isLoad() && (*o)->getValue())
847       if (const FixedStackPseudoSourceValue *Value =
848           dyn_cast<const FixedStackPseudoSourceValue>((*o)->getValue())) {
849         FrameIndex = Value->getFrameIndex();
850         MMO = *o;
851         return true;
852       }
853   }
854   return false;
855 }
856
857 unsigned X86InstrInfo::isStoreToStackSlot(const MachineInstr *MI,
858                                           int &FrameIndex) const {
859   if (isFrameStoreOpcode(MI->getOpcode()))
860     if (isFrameOperand(MI, 0, FrameIndex))
861       return MI->getOperand(X86AddrNumOperands).getReg();
862   return 0;
863 }
864
865 unsigned X86InstrInfo::isStoreToStackSlotPostFE(const MachineInstr *MI,
866                                                 int &FrameIndex) const {
867   if (isFrameStoreOpcode(MI->getOpcode())) {
868     unsigned Reg;
869     if ((Reg = isStoreToStackSlot(MI, FrameIndex)))
870       return Reg;
871     // Check for post-frame index elimination operations
872     const MachineMemOperand *Dummy;
873     return hasStoreToStackSlot(MI, Dummy, FrameIndex);
874   }
875   return 0;
876 }
877
878 bool X86InstrInfo::hasStoreToStackSlot(const MachineInstr *MI,
879                                        const MachineMemOperand *&MMO,
880                                        int &FrameIndex) const {
881   for (MachineInstr::mmo_iterator o = MI->memoperands_begin(),
882          oe = MI->memoperands_end();
883        o != oe;
884        ++o) {
885     if ((*o)->isStore() && (*o)->getValue())
886       if (const FixedStackPseudoSourceValue *Value =
887           dyn_cast<const FixedStackPseudoSourceValue>((*o)->getValue())) {
888         FrameIndex = Value->getFrameIndex();
889         MMO = *o;
890         return true;
891       }
892   }
893   return false;
894 }
895
896 /// regIsPICBase - Return true if register is PIC base (i.e.g defined by
897 /// X86::MOVPC32r.
898 static bool regIsPICBase(unsigned BaseReg, const MachineRegisterInfo &MRI) {
899   bool isPICBase = false;
900   for (MachineRegisterInfo::def_iterator I = MRI.def_begin(BaseReg),
901          E = MRI.def_end(); I != E; ++I) {
902     MachineInstr *DefMI = I.getOperand().getParent();
903     if (DefMI->getOpcode() != X86::MOVPC32r)
904       return false;
905     assert(!isPICBase && "More than one PIC base?");
906     isPICBase = true;
907   }
908   return isPICBase;
909 }
910
911 bool
912 X86InstrInfo::isReallyTriviallyReMaterializable(const MachineInstr *MI,
913                                                 AliasAnalysis *AA) const {
914   switch (MI->getOpcode()) {
915   default: break;
916     case X86::MOV8rm:
917     case X86::MOV16rm:
918     case X86::MOV32rm:
919     case X86::MOV64rm:
920     case X86::LD_Fp64m:
921     case X86::MOVSSrm:
922     case X86::MOVSDrm:
923     case X86::MOVAPSrm:
924     case X86::MOVUPSrm:
925     case X86::MOVUPSrm_Int:
926     case X86::MOVAPDrm:
927     case X86::MOVDQArm:
928     case X86::MMX_MOVD64rm:
929     case X86::MMX_MOVQ64rm:
930     case X86::FsMOVAPSrm:
931     case X86::FsMOVAPDrm: {
932       // Loads from constant pools are trivially rematerializable.
933       if (MI->getOperand(1).isReg() &&
934           MI->getOperand(2).isImm() &&
935           MI->getOperand(3).isReg() && MI->getOperand(3).getReg() == 0 &&
936           MI->isInvariantLoad(AA)) {
937         unsigned BaseReg = MI->getOperand(1).getReg();
938         if (BaseReg == 0 || BaseReg == X86::RIP)
939           return true;
940         // Allow re-materialization of PIC load.
941         if (!ReMatPICStubLoad && MI->getOperand(4).isGlobal())
942           return false;
943         const MachineFunction &MF = *MI->getParent()->getParent();
944         const MachineRegisterInfo &MRI = MF.getRegInfo();
945         bool isPICBase = false;
946         for (MachineRegisterInfo::def_iterator I = MRI.def_begin(BaseReg),
947                E = MRI.def_end(); I != E; ++I) {
948           MachineInstr *DefMI = I.getOperand().getParent();
949           if (DefMI->getOpcode() != X86::MOVPC32r)
950             return false;
951           assert(!isPICBase && "More than one PIC base?");
952           isPICBase = true;
953         }
954         return isPICBase;
955       } 
956       return false;
957     }
958  
959      case X86::LEA32r:
960      case X86::LEA64r: {
961        if (MI->getOperand(2).isImm() &&
962            MI->getOperand(3).isReg() && MI->getOperand(3).getReg() == 0 &&
963            !MI->getOperand(4).isReg()) {
964          // lea fi#, lea GV, etc. are all rematerializable.
965          if (!MI->getOperand(1).isReg())
966            return true;
967          unsigned BaseReg = MI->getOperand(1).getReg();
968          if (BaseReg == 0)
969            return true;
970          // Allow re-materialization of lea PICBase + x.
971          const MachineFunction &MF = *MI->getParent()->getParent();
972          const MachineRegisterInfo &MRI = MF.getRegInfo();
973          return regIsPICBase(BaseReg, MRI);
974        }
975        return false;
976      }
977   }
978
979   // All other instructions marked M_REMATERIALIZABLE are always trivially
980   // rematerializable.
981   return true;
982 }
983
984 /// isSafeToClobberEFLAGS - Return true if it's safe insert an instruction that
985 /// would clobber the EFLAGS condition register. Note the result may be
986 /// conservative. If it cannot definitely determine the safety after visiting
987 /// a few instructions in each direction it assumes it's not safe.
988 static bool isSafeToClobberEFLAGS(MachineBasicBlock &MBB,
989                                   MachineBasicBlock::iterator I) {
990   // It's always safe to clobber EFLAGS at the end of a block.
991   if (I == MBB.end())
992     return true;
993
994   // For compile time consideration, if we are not able to determine the
995   // safety after visiting 4 instructions in each direction, we will assume
996   // it's not safe.
997   MachineBasicBlock::iterator Iter = I;
998   for (unsigned i = 0; i < 4; ++i) {
999     bool SeenDef = false;
1000     for (unsigned j = 0, e = Iter->getNumOperands(); j != e; ++j) {
1001       MachineOperand &MO = Iter->getOperand(j);
1002       if (!MO.isReg())
1003         continue;
1004       if (MO.getReg() == X86::EFLAGS) {
1005         if (MO.isUse())
1006           return false;
1007         SeenDef = true;
1008       }
1009     }
1010
1011     if (SeenDef)
1012       // This instruction defines EFLAGS, no need to look any further.
1013       return true;
1014     ++Iter;
1015
1016     // If we make it to the end of the block, it's safe to clobber EFLAGS.
1017     if (Iter == MBB.end())
1018       return true;
1019   }
1020
1021   Iter = I;
1022   for (unsigned i = 0; i < 4; ++i) {
1023     // If we make it to the beginning of the block, it's safe to clobber
1024     // EFLAGS iff EFLAGS is not live-in.
1025     if (Iter == MBB.begin())
1026       return !MBB.isLiveIn(X86::EFLAGS);
1027
1028     --Iter;
1029     bool SawKill = false;
1030     for (unsigned j = 0, e = Iter->getNumOperands(); j != e; ++j) {
1031       MachineOperand &MO = Iter->getOperand(j);
1032       if (MO.isReg() && MO.getReg() == X86::EFLAGS) {
1033         if (MO.isDef()) return MO.isDead();
1034         if (MO.isKill()) SawKill = true;
1035       }
1036     }
1037
1038     if (SawKill)
1039       // This instruction kills EFLAGS and doesn't redefine it, so
1040       // there's no need to look further.
1041       return true;
1042   }
1043
1044   // Conservative answer.
1045   return false;
1046 }
1047
1048 void X86InstrInfo::reMaterialize(MachineBasicBlock &MBB,
1049                                  MachineBasicBlock::iterator I,
1050                                  unsigned DestReg, unsigned SubIdx,
1051                                  const MachineInstr *Orig,
1052                                  const TargetRegisterInfo *TRI) const {
1053   DebugLoc DL = MBB.findDebugLoc(I);
1054
1055   if (SubIdx && TargetRegisterInfo::isPhysicalRegister(DestReg)) {
1056     DestReg = TRI->getSubReg(DestReg, SubIdx);
1057     SubIdx = 0;
1058   }
1059
1060   // MOV32r0 etc. are implemented with xor which clobbers condition code.
1061   // Re-materialize them as movri instructions to avoid side effects.
1062   bool Clone = true;
1063   unsigned Opc = Orig->getOpcode();
1064   switch (Opc) {
1065   default: break;
1066   case X86::MOV8r0:
1067   case X86::MOV16r0:
1068   case X86::MOV32r0:
1069   case X86::MOV64r0: {
1070     if (!isSafeToClobberEFLAGS(MBB, I)) {
1071       switch (Opc) {
1072       default: break;
1073       case X86::MOV8r0:  Opc = X86::MOV8ri;  break;
1074       case X86::MOV16r0: Opc = X86::MOV16ri; break;
1075       case X86::MOV32r0: Opc = X86::MOV32ri; break;
1076       case X86::MOV64r0: Opc = X86::MOV64ri64i32; break;
1077       }
1078       Clone = false;
1079     }
1080     break;
1081   }
1082   }
1083
1084   if (Clone) {
1085     MachineInstr *MI = MBB.getParent()->CloneMachineInstr(Orig);
1086     MI->getOperand(0).setReg(DestReg);
1087     MBB.insert(I, MI);
1088   } else {
1089     BuildMI(MBB, I, DL, get(Opc), DestReg).addImm(0);
1090   }
1091
1092   MachineInstr *NewMI = prior(I);
1093   NewMI->getOperand(0).setSubReg(SubIdx);
1094 }
1095
1096 /// hasLiveCondCodeDef - True if MI has a condition code def, e.g. EFLAGS, that
1097 /// is not marked dead.
1098 static bool hasLiveCondCodeDef(MachineInstr *MI) {
1099   for (unsigned i = 0, e = MI->getNumOperands(); i != e; ++i) {
1100     MachineOperand &MO = MI->getOperand(i);
1101     if (MO.isReg() && MO.isDef() &&
1102         MO.getReg() == X86::EFLAGS && !MO.isDead()) {
1103       return true;
1104     }
1105   }
1106   return false;
1107 }
1108
1109 /// convertToThreeAddressWithLEA - Helper for convertToThreeAddress when
1110 /// 16-bit LEA is disabled, use 32-bit LEA to form 3-address code by promoting
1111 /// to a 32-bit superregister and then truncating back down to a 16-bit
1112 /// subregister.
1113 MachineInstr *
1114 X86InstrInfo::convertToThreeAddressWithLEA(unsigned MIOpc,
1115                                            MachineFunction::iterator &MFI,
1116                                            MachineBasicBlock::iterator &MBBI,
1117                                            LiveVariables *LV) const {
1118   MachineInstr *MI = MBBI;
1119   unsigned Dest = MI->getOperand(0).getReg();
1120   unsigned Src = MI->getOperand(1).getReg();
1121   bool isDead = MI->getOperand(0).isDead();
1122   bool isKill = MI->getOperand(1).isKill();
1123
1124   unsigned Opc = TM.getSubtarget<X86Subtarget>().is64Bit()
1125     ? X86::LEA64_32r : X86::LEA32r;
1126   MachineRegisterInfo &RegInfo = MFI->getParent()->getRegInfo();
1127   unsigned leaInReg = RegInfo.createVirtualRegister(&X86::GR32RegClass);
1128   unsigned leaOutReg = RegInfo.createVirtualRegister(&X86::GR32RegClass);
1129             
1130   // Build and insert into an implicit UNDEF value. This is OK because
1131   // well be shifting and then extracting the lower 16-bits. 
1132   // This has the potential to cause partial register stall. e.g.
1133   //   movw    (%rbp,%rcx,2), %dx
1134   //   leal    -65(%rdx), %esi
1135   // But testing has shown this *does* help performance in 64-bit mode (at
1136   // least on modern x86 machines).
1137   BuildMI(*MFI, MBBI, MI->getDebugLoc(), get(X86::IMPLICIT_DEF), leaInReg);
1138   MachineInstr *InsMI =
1139     BuildMI(*MFI, MBBI, MI->getDebugLoc(), get(X86::INSERT_SUBREG),leaInReg)
1140     .addReg(leaInReg)
1141     .addReg(Src, getKillRegState(isKill))
1142     .addImm(X86::SUBREG_16BIT);
1143
1144   MachineInstrBuilder MIB = BuildMI(*MFI, MBBI, MI->getDebugLoc(),
1145                                     get(Opc), leaOutReg);
1146   switch (MIOpc) {
1147   default:
1148     llvm_unreachable(0);
1149     break;
1150   case X86::SHL16ri: {
1151     unsigned ShAmt = MI->getOperand(2).getImm();
1152     MIB.addReg(0).addImm(1 << ShAmt)
1153        .addReg(leaInReg, RegState::Kill).addImm(0);
1154     break;
1155   }
1156   case X86::INC16r:
1157   case X86::INC64_16r:
1158     addLeaRegOffset(MIB, leaInReg, true, 1);
1159     break;
1160   case X86::DEC16r:
1161   case X86::DEC64_16r:
1162     addLeaRegOffset(MIB, leaInReg, true, -1);
1163     break;
1164   case X86::ADD16ri:
1165   case X86::ADD16ri8:
1166     addLeaRegOffset(MIB, leaInReg, true, MI->getOperand(2).getImm());    
1167     break;
1168   case X86::ADD16rr: {
1169     unsigned Src2 = MI->getOperand(2).getReg();
1170     bool isKill2 = MI->getOperand(2).isKill();
1171     unsigned leaInReg2 = 0;
1172     MachineInstr *InsMI2 = 0;
1173     if (Src == Src2) {
1174       // ADD16rr %reg1028<kill>, %reg1028
1175       // just a single insert_subreg.
1176       addRegReg(MIB, leaInReg, true, leaInReg, false);
1177     } else {
1178       leaInReg2 = RegInfo.createVirtualRegister(&X86::GR32RegClass);
1179       // Build and insert into an implicit UNDEF value. This is OK because
1180       // well be shifting and then extracting the lower 16-bits. 
1181       BuildMI(*MFI, MIB, MI->getDebugLoc(), get(X86::IMPLICIT_DEF), leaInReg2);
1182       InsMI2 =
1183         BuildMI(*MFI, MIB, MI->getDebugLoc(), get(X86::INSERT_SUBREG),leaInReg2)
1184         .addReg(leaInReg2)
1185         .addReg(Src2, getKillRegState(isKill2))
1186         .addImm(X86::SUBREG_16BIT);
1187       addRegReg(MIB, leaInReg, true, leaInReg2, true);
1188     }
1189     if (LV && isKill2 && InsMI2)
1190       LV->replaceKillInstruction(Src2, MI, InsMI2);
1191     break;
1192   }
1193   }
1194
1195   MachineInstr *NewMI = MIB;
1196   MachineInstr *ExtMI =
1197     BuildMI(*MFI, MBBI, MI->getDebugLoc(), get(X86::EXTRACT_SUBREG))
1198     .addReg(Dest, RegState::Define | getDeadRegState(isDead))
1199     .addReg(leaOutReg, RegState::Kill)
1200     .addImm(X86::SUBREG_16BIT);
1201
1202   if (LV) {
1203     // Update live variables
1204     LV->getVarInfo(leaInReg).Kills.push_back(NewMI);
1205     LV->getVarInfo(leaOutReg).Kills.push_back(ExtMI);
1206     if (isKill)
1207       LV->replaceKillInstruction(Src, MI, InsMI);
1208     if (isDead)
1209       LV->replaceKillInstruction(Dest, MI, ExtMI);
1210   }
1211
1212   return ExtMI;
1213 }
1214
1215 /// convertToThreeAddress - This method must be implemented by targets that
1216 /// set the M_CONVERTIBLE_TO_3_ADDR flag.  When this flag is set, the target
1217 /// may be able to convert a two-address instruction into a true
1218 /// three-address instruction on demand.  This allows the X86 target (for
1219 /// example) to convert ADD and SHL instructions into LEA instructions if they
1220 /// would require register copies due to two-addressness.
1221 ///
1222 /// This method returns a null pointer if the transformation cannot be
1223 /// performed, otherwise it returns the new instruction.
1224 ///
1225 MachineInstr *
1226 X86InstrInfo::convertToThreeAddress(MachineFunction::iterator &MFI,
1227                                     MachineBasicBlock::iterator &MBBI,
1228                                     LiveVariables *LV) const {
1229   MachineInstr *MI = MBBI;
1230   MachineFunction &MF = *MI->getParent()->getParent();
1231   // All instructions input are two-addr instructions.  Get the known operands.
1232   unsigned Dest = MI->getOperand(0).getReg();
1233   unsigned Src = MI->getOperand(1).getReg();
1234   bool isDead = MI->getOperand(0).isDead();
1235   bool isKill = MI->getOperand(1).isKill();
1236
1237   MachineInstr *NewMI = NULL;
1238   // FIXME: 16-bit LEA's are really slow on Athlons, but not bad on P4's.  When
1239   // we have better subtarget support, enable the 16-bit LEA generation here.
1240   // 16-bit LEA is also slow on Core2.
1241   bool DisableLEA16 = true;
1242   bool is64Bit = TM.getSubtarget<X86Subtarget>().is64Bit();
1243
1244   unsigned MIOpc = MI->getOpcode();
1245   switch (MIOpc) {
1246   case X86::SHUFPSrri: {
1247     assert(MI->getNumOperands() == 4 && "Unknown shufps instruction!");
1248     if (!TM.getSubtarget<X86Subtarget>().hasSSE2()) return 0;
1249     
1250     unsigned B = MI->getOperand(1).getReg();
1251     unsigned C = MI->getOperand(2).getReg();
1252     if (B != C) return 0;
1253     unsigned A = MI->getOperand(0).getReg();
1254     unsigned M = MI->getOperand(3).getImm();
1255     NewMI = BuildMI(MF, MI->getDebugLoc(), get(X86::PSHUFDri))
1256       .addReg(A, RegState::Define | getDeadRegState(isDead))
1257       .addReg(B, getKillRegState(isKill)).addImm(M);
1258     break;
1259   }
1260   case X86::SHL64ri: {
1261     assert(MI->getNumOperands() >= 3 && "Unknown shift instruction!");
1262     // NOTE: LEA doesn't produce flags like shift does, but LLVM never uses
1263     // the flags produced by a shift yet, so this is safe.
1264     unsigned ShAmt = MI->getOperand(2).getImm();
1265     if (ShAmt == 0 || ShAmt >= 4) return 0;
1266
1267     NewMI = BuildMI(MF, MI->getDebugLoc(), get(X86::LEA64r))
1268       .addReg(Dest, RegState::Define | getDeadRegState(isDead))
1269       .addReg(0).addImm(1 << ShAmt)
1270       .addReg(Src, getKillRegState(isKill))
1271       .addImm(0);
1272     break;
1273   }
1274   case X86::SHL32ri: {
1275     assert(MI->getNumOperands() >= 3 && "Unknown shift instruction!");
1276     // NOTE: LEA doesn't produce flags like shift does, but LLVM never uses
1277     // the flags produced by a shift yet, so this is safe.
1278     unsigned ShAmt = MI->getOperand(2).getImm();
1279     if (ShAmt == 0 || ShAmt >= 4) return 0;
1280
1281     unsigned Opc = is64Bit ? X86::LEA64_32r : X86::LEA32r;
1282     NewMI = BuildMI(MF, MI->getDebugLoc(), get(Opc))
1283       .addReg(Dest, RegState::Define | getDeadRegState(isDead))
1284       .addReg(0).addImm(1 << ShAmt)
1285       .addReg(Src, getKillRegState(isKill)).addImm(0);
1286     break;
1287   }
1288   case X86::SHL16ri: {
1289     assert(MI->getNumOperands() >= 3 && "Unknown shift instruction!");
1290     // NOTE: LEA doesn't produce flags like shift does, but LLVM never uses
1291     // the flags produced by a shift yet, so this is safe.
1292     unsigned ShAmt = MI->getOperand(2).getImm();
1293     if (ShAmt == 0 || ShAmt >= 4) return 0;
1294
1295     if (DisableLEA16)
1296       return is64Bit ? convertToThreeAddressWithLEA(MIOpc, MFI, MBBI, LV) : 0;
1297     NewMI = BuildMI(MF, MI->getDebugLoc(), get(X86::LEA16r))
1298       .addReg(Dest, RegState::Define | getDeadRegState(isDead))
1299       .addReg(0).addImm(1 << ShAmt)
1300       .addReg(Src, getKillRegState(isKill))
1301       .addImm(0);
1302     break;
1303   }
1304   default: {
1305     // The following opcodes also sets the condition code register(s). Only
1306     // convert them to equivalent lea if the condition code register def's
1307     // are dead!
1308     if (hasLiveCondCodeDef(MI))
1309       return 0;
1310
1311     switch (MIOpc) {
1312     default: return 0;
1313     case X86::INC64r:
1314     case X86::INC32r:
1315     case X86::INC64_32r: {
1316       assert(MI->getNumOperands() >= 2 && "Unknown inc instruction!");
1317       unsigned Opc = MIOpc == X86::INC64r ? X86::LEA64r
1318         : (is64Bit ? X86::LEA64_32r : X86::LEA32r);
1319       NewMI = addLeaRegOffset(BuildMI(MF, MI->getDebugLoc(), get(Opc))
1320                               .addReg(Dest, RegState::Define |
1321                                       getDeadRegState(isDead)),
1322                               Src, isKill, 1);
1323       break;
1324     }
1325     case X86::INC16r:
1326     case X86::INC64_16r:
1327       if (DisableLEA16)
1328         return is64Bit ? convertToThreeAddressWithLEA(MIOpc, MFI, MBBI, LV) : 0;
1329       assert(MI->getNumOperands() >= 2 && "Unknown inc instruction!");
1330       NewMI = addRegOffset(BuildMI(MF, MI->getDebugLoc(), get(X86::LEA16r))
1331                            .addReg(Dest, RegState::Define |
1332                                    getDeadRegState(isDead)),
1333                            Src, isKill, 1);
1334       break;
1335     case X86::DEC64r:
1336     case X86::DEC32r:
1337     case X86::DEC64_32r: {
1338       assert(MI->getNumOperands() >= 2 && "Unknown dec instruction!");
1339       unsigned Opc = MIOpc == X86::DEC64r ? X86::LEA64r
1340         : (is64Bit ? X86::LEA64_32r : X86::LEA32r);
1341       NewMI = addLeaRegOffset(BuildMI(MF, MI->getDebugLoc(), get(Opc))
1342                               .addReg(Dest, RegState::Define |
1343                                       getDeadRegState(isDead)),
1344                               Src, isKill, -1);
1345       break;
1346     }
1347     case X86::DEC16r:
1348     case X86::DEC64_16r:
1349       if (DisableLEA16)
1350         return is64Bit ? convertToThreeAddressWithLEA(MIOpc, MFI, MBBI, LV) : 0;
1351       assert(MI->getNumOperands() >= 2 && "Unknown dec instruction!");
1352       NewMI = addRegOffset(BuildMI(MF, MI->getDebugLoc(), get(X86::LEA16r))
1353                            .addReg(Dest, RegState::Define |
1354                                    getDeadRegState(isDead)),
1355                            Src, isKill, -1);
1356       break;
1357     case X86::ADD64rr:
1358     case X86::ADD32rr: {
1359       assert(MI->getNumOperands() >= 3 && "Unknown add instruction!");
1360       unsigned Opc = MIOpc == X86::ADD64rr ? X86::LEA64r
1361         : (is64Bit ? X86::LEA64_32r : X86::LEA32r);
1362       unsigned Src2 = MI->getOperand(2).getReg();
1363       bool isKill2 = MI->getOperand(2).isKill();
1364       NewMI = addRegReg(BuildMI(MF, MI->getDebugLoc(), get(Opc))
1365                         .addReg(Dest, RegState::Define |
1366                                 getDeadRegState(isDead)),
1367                         Src, isKill, Src2, isKill2);
1368       if (LV && isKill2)
1369         LV->replaceKillInstruction(Src2, MI, NewMI);
1370       break;
1371     }
1372     case X86::ADD16rr: {
1373       if (DisableLEA16)
1374         return is64Bit ? convertToThreeAddressWithLEA(MIOpc, MFI, MBBI, LV) : 0;
1375       assert(MI->getNumOperands() >= 3 && "Unknown add instruction!");
1376       unsigned Src2 = MI->getOperand(2).getReg();
1377       bool isKill2 = MI->getOperand(2).isKill();
1378       NewMI = addRegReg(BuildMI(MF, MI->getDebugLoc(), get(X86::LEA16r))
1379                         .addReg(Dest, RegState::Define |
1380                                 getDeadRegState(isDead)),
1381                         Src, isKill, Src2, isKill2);
1382       if (LV && isKill2)
1383         LV->replaceKillInstruction(Src2, MI, NewMI);
1384       break;
1385     }
1386     case X86::ADD64ri32:
1387     case X86::ADD64ri8:
1388       assert(MI->getNumOperands() >= 3 && "Unknown add instruction!");
1389       NewMI = addLeaRegOffset(BuildMI(MF, MI->getDebugLoc(), get(X86::LEA64r))
1390                               .addReg(Dest, RegState::Define |
1391                                       getDeadRegState(isDead)),
1392                               Src, isKill, MI->getOperand(2).getImm());
1393       break;
1394     case X86::ADD32ri:
1395     case X86::ADD32ri8: {
1396       assert(MI->getNumOperands() >= 3 && "Unknown add instruction!");
1397       unsigned Opc = is64Bit ? X86::LEA64_32r : X86::LEA32r;
1398       NewMI = addLeaRegOffset(BuildMI(MF, MI->getDebugLoc(), get(Opc))
1399                               .addReg(Dest, RegState::Define |
1400                                       getDeadRegState(isDead)),
1401                                 Src, isKill, MI->getOperand(2).getImm());
1402       break;
1403     }
1404     case X86::ADD16ri:
1405     case X86::ADD16ri8:
1406       if (DisableLEA16)
1407         return is64Bit ? convertToThreeAddressWithLEA(MIOpc, MFI, MBBI, LV) : 0;
1408       assert(MI->getNumOperands() >= 3 && "Unknown add instruction!");
1409       NewMI = addLeaRegOffset(BuildMI(MF, MI->getDebugLoc(), get(X86::LEA16r))
1410                               .addReg(Dest, RegState::Define |
1411                                       getDeadRegState(isDead)),
1412                               Src, isKill, MI->getOperand(2).getImm());
1413       break;
1414     }
1415   }
1416   }
1417
1418   if (!NewMI) return 0;
1419
1420   if (LV) {  // Update live variables
1421     if (isKill)
1422       LV->replaceKillInstruction(Src, MI, NewMI);
1423     if (isDead)
1424       LV->replaceKillInstruction(Dest, MI, NewMI);
1425   }
1426
1427   MFI->insert(MBBI, NewMI);          // Insert the new inst    
1428   return NewMI;
1429 }
1430
1431 /// commuteInstruction - We have a few instructions that must be hacked on to
1432 /// commute them.
1433 ///
1434 MachineInstr *
1435 X86InstrInfo::commuteInstruction(MachineInstr *MI, bool NewMI) const {
1436   switch (MI->getOpcode()) {
1437   case X86::SHRD16rri8: // A = SHRD16rri8 B, C, I -> A = SHLD16rri8 C, B, (16-I)
1438   case X86::SHLD16rri8: // A = SHLD16rri8 B, C, I -> A = SHRD16rri8 C, B, (16-I)
1439   case X86::SHRD32rri8: // A = SHRD32rri8 B, C, I -> A = SHLD32rri8 C, B, (32-I)
1440   case X86::SHLD32rri8: // A = SHLD32rri8 B, C, I -> A = SHRD32rri8 C, B, (32-I)
1441   case X86::SHRD64rri8: // A = SHRD64rri8 B, C, I -> A = SHLD64rri8 C, B, (64-I)
1442   case X86::SHLD64rri8:{// A = SHLD64rri8 B, C, I -> A = SHRD64rri8 C, B, (64-I)
1443     unsigned Opc;
1444     unsigned Size;
1445     switch (MI->getOpcode()) {
1446     default: llvm_unreachable("Unreachable!");
1447     case X86::SHRD16rri8: Size = 16; Opc = X86::SHLD16rri8; break;
1448     case X86::SHLD16rri8: Size = 16; Opc = X86::SHRD16rri8; break;
1449     case X86::SHRD32rri8: Size = 32; Opc = X86::SHLD32rri8; break;
1450     case X86::SHLD32rri8: Size = 32; Opc = X86::SHRD32rri8; break;
1451     case X86::SHRD64rri8: Size = 64; Opc = X86::SHLD64rri8; break;
1452     case X86::SHLD64rri8: Size = 64; Opc = X86::SHRD64rri8; break;
1453     }
1454     unsigned Amt = MI->getOperand(3).getImm();
1455     if (NewMI) {
1456       MachineFunction &MF = *MI->getParent()->getParent();
1457       MI = MF.CloneMachineInstr(MI);
1458       NewMI = false;
1459     }
1460     MI->setDesc(get(Opc));
1461     MI->getOperand(3).setImm(Size-Amt);
1462     return TargetInstrInfoImpl::commuteInstruction(MI, NewMI);
1463   }
1464   case X86::CMOVB16rr:
1465   case X86::CMOVB32rr:
1466   case X86::CMOVB64rr:
1467   case X86::CMOVAE16rr:
1468   case X86::CMOVAE32rr:
1469   case X86::CMOVAE64rr:
1470   case X86::CMOVE16rr:
1471   case X86::CMOVE32rr:
1472   case X86::CMOVE64rr:
1473   case X86::CMOVNE16rr:
1474   case X86::CMOVNE32rr:
1475   case X86::CMOVNE64rr:
1476   case X86::CMOVBE16rr:
1477   case X86::CMOVBE32rr:
1478   case X86::CMOVBE64rr:
1479   case X86::CMOVA16rr:
1480   case X86::CMOVA32rr:
1481   case X86::CMOVA64rr:
1482   case X86::CMOVL16rr:
1483   case X86::CMOVL32rr:
1484   case X86::CMOVL64rr:
1485   case X86::CMOVGE16rr:
1486   case X86::CMOVGE32rr:
1487   case X86::CMOVGE64rr:
1488   case X86::CMOVLE16rr:
1489   case X86::CMOVLE32rr:
1490   case X86::CMOVLE64rr:
1491   case X86::CMOVG16rr:
1492   case X86::CMOVG32rr:
1493   case X86::CMOVG64rr:
1494   case X86::CMOVS16rr:
1495   case X86::CMOVS32rr:
1496   case X86::CMOVS64rr:
1497   case X86::CMOVNS16rr:
1498   case X86::CMOVNS32rr:
1499   case X86::CMOVNS64rr:
1500   case X86::CMOVP16rr:
1501   case X86::CMOVP32rr:
1502   case X86::CMOVP64rr:
1503   case X86::CMOVNP16rr:
1504   case X86::CMOVNP32rr:
1505   case X86::CMOVNP64rr:
1506   case X86::CMOVO16rr:
1507   case X86::CMOVO32rr:
1508   case X86::CMOVO64rr:
1509   case X86::CMOVNO16rr:
1510   case X86::CMOVNO32rr:
1511   case X86::CMOVNO64rr: {
1512     unsigned Opc = 0;
1513     switch (MI->getOpcode()) {
1514     default: break;
1515     case X86::CMOVB16rr:  Opc = X86::CMOVAE16rr; break;
1516     case X86::CMOVB32rr:  Opc = X86::CMOVAE32rr; break;
1517     case X86::CMOVB64rr:  Opc = X86::CMOVAE64rr; break;
1518     case X86::CMOVAE16rr: Opc = X86::CMOVB16rr; break;
1519     case X86::CMOVAE32rr: Opc = X86::CMOVB32rr; break;
1520     case X86::CMOVAE64rr: Opc = X86::CMOVB64rr; break;
1521     case X86::CMOVE16rr:  Opc = X86::CMOVNE16rr; break;
1522     case X86::CMOVE32rr:  Opc = X86::CMOVNE32rr; break;
1523     case X86::CMOVE64rr:  Opc = X86::CMOVNE64rr; break;
1524     case X86::CMOVNE16rr: Opc = X86::CMOVE16rr; break;
1525     case X86::CMOVNE32rr: Opc = X86::CMOVE32rr; break;
1526     case X86::CMOVNE64rr: Opc = X86::CMOVE64rr; break;
1527     case X86::CMOVBE16rr: Opc = X86::CMOVA16rr; break;
1528     case X86::CMOVBE32rr: Opc = X86::CMOVA32rr; break;
1529     case X86::CMOVBE64rr: Opc = X86::CMOVA64rr; break;
1530     case X86::CMOVA16rr:  Opc = X86::CMOVBE16rr; break;
1531     case X86::CMOVA32rr:  Opc = X86::CMOVBE32rr; break;
1532     case X86::CMOVA64rr:  Opc = X86::CMOVBE64rr; break;
1533     case X86::CMOVL16rr:  Opc = X86::CMOVGE16rr; break;
1534     case X86::CMOVL32rr:  Opc = X86::CMOVGE32rr; break;
1535     case X86::CMOVL64rr:  Opc = X86::CMOVGE64rr; break;
1536     case X86::CMOVGE16rr: Opc = X86::CMOVL16rr; break;
1537     case X86::CMOVGE32rr: Opc = X86::CMOVL32rr; break;
1538     case X86::CMOVGE64rr: Opc = X86::CMOVL64rr; break;
1539     case X86::CMOVLE16rr: Opc = X86::CMOVG16rr; break;
1540     case X86::CMOVLE32rr: Opc = X86::CMOVG32rr; break;
1541     case X86::CMOVLE64rr: Opc = X86::CMOVG64rr; break;
1542     case X86::CMOVG16rr:  Opc = X86::CMOVLE16rr; break;
1543     case X86::CMOVG32rr:  Opc = X86::CMOVLE32rr; break;
1544     case X86::CMOVG64rr:  Opc = X86::CMOVLE64rr; break;
1545     case X86::CMOVS16rr:  Opc = X86::CMOVNS16rr; break;
1546     case X86::CMOVS32rr:  Opc = X86::CMOVNS32rr; break;
1547     case X86::CMOVS64rr:  Opc = X86::CMOVNS64rr; break;
1548     case X86::CMOVNS16rr: Opc = X86::CMOVS16rr; break;
1549     case X86::CMOVNS32rr: Opc = X86::CMOVS32rr; break;
1550     case X86::CMOVNS64rr: Opc = X86::CMOVS64rr; break;
1551     case X86::CMOVP16rr:  Opc = X86::CMOVNP16rr; break;
1552     case X86::CMOVP32rr:  Opc = X86::CMOVNP32rr; break;
1553     case X86::CMOVP64rr:  Opc = X86::CMOVNP64rr; break;
1554     case X86::CMOVNP16rr: Opc = X86::CMOVP16rr; break;
1555     case X86::CMOVNP32rr: Opc = X86::CMOVP32rr; break;
1556     case X86::CMOVNP64rr: Opc = X86::CMOVP64rr; break;
1557     case X86::CMOVO16rr:  Opc = X86::CMOVNO16rr; break;
1558     case X86::CMOVO32rr:  Opc = X86::CMOVNO32rr; break;
1559     case X86::CMOVO64rr:  Opc = X86::CMOVNO64rr; break;
1560     case X86::CMOVNO16rr: Opc = X86::CMOVO16rr; break;
1561     case X86::CMOVNO32rr: Opc = X86::CMOVO32rr; break;
1562     case X86::CMOVNO64rr: Opc = X86::CMOVO64rr; break;
1563     }
1564     if (NewMI) {
1565       MachineFunction &MF = *MI->getParent()->getParent();
1566       MI = MF.CloneMachineInstr(MI);
1567       NewMI = false;
1568     }
1569     MI->setDesc(get(Opc));
1570     // Fallthrough intended.
1571   }
1572   default:
1573     return TargetInstrInfoImpl::commuteInstruction(MI, NewMI);
1574   }
1575 }
1576
1577 static X86::CondCode GetCondFromBranchOpc(unsigned BrOpc) {
1578   switch (BrOpc) {
1579   default: return X86::COND_INVALID;
1580   case X86::JE_4:  return X86::COND_E;
1581   case X86::JNE_4: return X86::COND_NE;
1582   case X86::JL_4:  return X86::COND_L;
1583   case X86::JLE_4: return X86::COND_LE;
1584   case X86::JG_4:  return X86::COND_G;
1585   case X86::JGE_4: return X86::COND_GE;
1586   case X86::JB_4:  return X86::COND_B;
1587   case X86::JBE_4: return X86::COND_BE;
1588   case X86::JA_4:  return X86::COND_A;
1589   case X86::JAE_4: return X86::COND_AE;
1590   case X86::JS_4:  return X86::COND_S;
1591   case X86::JNS_4: return X86::COND_NS;
1592   case X86::JP_4:  return X86::COND_P;
1593   case X86::JNP_4: return X86::COND_NP;
1594   case X86::JO_4:  return X86::COND_O;
1595   case X86::JNO_4: return X86::COND_NO;
1596   }
1597 }
1598
1599 unsigned X86::GetCondBranchFromCond(X86::CondCode CC) {
1600   switch (CC) {
1601   default: llvm_unreachable("Illegal condition code!");
1602   case X86::COND_E:  return X86::JE_4;
1603   case X86::COND_NE: return X86::JNE_4;
1604   case X86::COND_L:  return X86::JL_4;
1605   case X86::COND_LE: return X86::JLE_4;
1606   case X86::COND_G:  return X86::JG_4;
1607   case X86::COND_GE: return X86::JGE_4;
1608   case X86::COND_B:  return X86::JB_4;
1609   case X86::COND_BE: return X86::JBE_4;
1610   case X86::COND_A:  return X86::JA_4;
1611   case X86::COND_AE: return X86::JAE_4;
1612   case X86::COND_S:  return X86::JS_4;
1613   case X86::COND_NS: return X86::JNS_4;
1614   case X86::COND_P:  return X86::JP_4;
1615   case X86::COND_NP: return X86::JNP_4;
1616   case X86::COND_O:  return X86::JO_4;
1617   case X86::COND_NO: return X86::JNO_4;
1618   }
1619 }
1620
1621 /// GetOppositeBranchCondition - Return the inverse of the specified condition,
1622 /// e.g. turning COND_E to COND_NE.
1623 X86::CondCode X86::GetOppositeBranchCondition(X86::CondCode CC) {
1624   switch (CC) {
1625   default: llvm_unreachable("Illegal condition code!");
1626   case X86::COND_E:  return X86::COND_NE;
1627   case X86::COND_NE: return X86::COND_E;
1628   case X86::COND_L:  return X86::COND_GE;
1629   case X86::COND_LE: return X86::COND_G;
1630   case X86::COND_G:  return X86::COND_LE;
1631   case X86::COND_GE: return X86::COND_L;
1632   case X86::COND_B:  return X86::COND_AE;
1633   case X86::COND_BE: return X86::COND_A;
1634   case X86::COND_A:  return X86::COND_BE;
1635   case X86::COND_AE: return X86::COND_B;
1636   case X86::COND_S:  return X86::COND_NS;
1637   case X86::COND_NS: return X86::COND_S;
1638   case X86::COND_P:  return X86::COND_NP;
1639   case X86::COND_NP: return X86::COND_P;
1640   case X86::COND_O:  return X86::COND_NO;
1641   case X86::COND_NO: return X86::COND_O;
1642   }
1643 }
1644
1645 bool X86InstrInfo::isUnpredicatedTerminator(const MachineInstr *MI) const {
1646   const TargetInstrDesc &TID = MI->getDesc();
1647   if (!TID.isTerminator()) return false;
1648   
1649   // Conditional branch is a special case.
1650   if (TID.isBranch() && !TID.isBarrier())
1651     return true;
1652   if (!TID.isPredicable())
1653     return true;
1654   return !isPredicated(MI);
1655 }
1656
1657 // For purposes of branch analysis do not count FP_REG_KILL as a terminator.
1658 static bool isBrAnalysisUnpredicatedTerminator(const MachineInstr *MI,
1659                                                const X86InstrInfo &TII) {
1660   if (MI->getOpcode() == X86::FP_REG_KILL)
1661     return false;
1662   return TII.isUnpredicatedTerminator(MI);
1663 }
1664
1665 bool X86InstrInfo::AnalyzeBranch(MachineBasicBlock &MBB, 
1666                                  MachineBasicBlock *&TBB,
1667                                  MachineBasicBlock *&FBB,
1668                                  SmallVectorImpl<MachineOperand> &Cond,
1669                                  bool AllowModify) const {
1670   // Start from the bottom of the block and work up, examining the
1671   // terminator instructions.
1672   MachineBasicBlock::iterator I = MBB.end();
1673   while (I != MBB.begin()) {
1674     --I;
1675
1676     // Working from the bottom, when we see a non-terminator instruction, we're
1677     // done.
1678     if (!isBrAnalysisUnpredicatedTerminator(I, *this))
1679       break;
1680
1681     // A terminator that isn't a branch can't easily be handled by this
1682     // analysis.
1683     if (!I->getDesc().isBranch())
1684       return true;
1685
1686     // Handle unconditional branches.
1687     if (I->getOpcode() == X86::JMP_4) {
1688       if (!AllowModify) {
1689         TBB = I->getOperand(0).getMBB();
1690         continue;
1691       }
1692
1693       // If the block has any instructions after a JMP, delete them.
1694       while (llvm::next(I) != MBB.end())
1695         llvm::next(I)->eraseFromParent();
1696
1697       Cond.clear();
1698       FBB = 0;
1699
1700       // Delete the JMP if it's equivalent to a fall-through.
1701       if (MBB.isLayoutSuccessor(I->getOperand(0).getMBB())) {
1702         TBB = 0;
1703         I->eraseFromParent();
1704         I = MBB.end();
1705         continue;
1706       }
1707
1708       // TBB is used to indicate the unconditinal destination.
1709       TBB = I->getOperand(0).getMBB();
1710       continue;
1711     }
1712
1713     // Handle conditional branches.
1714     X86::CondCode BranchCode = GetCondFromBranchOpc(I->getOpcode());
1715     if (BranchCode == X86::COND_INVALID)
1716       return true;  // Can't handle indirect branch.
1717
1718     // Working from the bottom, handle the first conditional branch.
1719     if (Cond.empty()) {
1720       FBB = TBB;
1721       TBB = I->getOperand(0).getMBB();
1722       Cond.push_back(MachineOperand::CreateImm(BranchCode));
1723       continue;
1724     }
1725
1726     // Handle subsequent conditional branches. Only handle the case where all
1727     // conditional branches branch to the same destination and their condition
1728     // opcodes fit one of the special multi-branch idioms.
1729     assert(Cond.size() == 1);
1730     assert(TBB);
1731
1732     // Only handle the case where all conditional branches branch to the same
1733     // destination.
1734     if (TBB != I->getOperand(0).getMBB())
1735       return true;
1736
1737     // If the conditions are the same, we can leave them alone.
1738     X86::CondCode OldBranchCode = (X86::CondCode)Cond[0].getImm();
1739     if (OldBranchCode == BranchCode)
1740       continue;
1741
1742     // If they differ, see if they fit one of the known patterns. Theoretically,
1743     // we could handle more patterns here, but we shouldn't expect to see them
1744     // if instruction selection has done a reasonable job.
1745     if ((OldBranchCode == X86::COND_NP &&
1746          BranchCode == X86::COND_E) ||
1747         (OldBranchCode == X86::COND_E &&
1748          BranchCode == X86::COND_NP))
1749       BranchCode = X86::COND_NP_OR_E;
1750     else if ((OldBranchCode == X86::COND_P &&
1751               BranchCode == X86::COND_NE) ||
1752              (OldBranchCode == X86::COND_NE &&
1753               BranchCode == X86::COND_P))
1754       BranchCode = X86::COND_NE_OR_P;
1755     else
1756       return true;
1757
1758     // Update the MachineOperand.
1759     Cond[0].setImm(BranchCode);
1760   }
1761
1762   return false;
1763 }
1764
1765 unsigned X86InstrInfo::RemoveBranch(MachineBasicBlock &MBB) const {
1766   MachineBasicBlock::iterator I = MBB.end();
1767   unsigned Count = 0;
1768
1769   while (I != MBB.begin()) {
1770     --I;
1771     if (I->getOpcode() != X86::JMP_4 &&
1772         GetCondFromBranchOpc(I->getOpcode()) == X86::COND_INVALID)
1773       break;
1774     // Remove the branch.
1775     I->eraseFromParent();
1776     I = MBB.end();
1777     ++Count;
1778   }
1779   
1780   return Count;
1781 }
1782
1783 unsigned
1784 X86InstrInfo::InsertBranch(MachineBasicBlock &MBB, MachineBasicBlock *TBB,
1785                            MachineBasicBlock *FBB,
1786                            const SmallVectorImpl<MachineOperand> &Cond) const {
1787   // FIXME this should probably have a DebugLoc operand
1788   DebugLoc dl = DebugLoc::getUnknownLoc();
1789
1790   // Shouldn't be a fall through.
1791   assert(TBB && "InsertBranch must not be told to insert a fallthrough");
1792   assert((Cond.size() == 1 || Cond.size() == 0) &&
1793          "X86 branch conditions have one component!");
1794
1795   if (Cond.empty()) {
1796     // Unconditional branch?
1797     assert(!FBB && "Unconditional branch with multiple successors!");
1798     BuildMI(&MBB, dl, get(X86::JMP_4)).addMBB(TBB);
1799     return 1;
1800   }
1801
1802   // Conditional branch.
1803   const MachineBasicBlock *NextBB = next(&MBB);
1804   unsigned Count = 0;
1805   X86::CondCode CC = (X86::CondCode)Cond[0].getImm();
1806
1807   // In a two-way conditional branch, if the fall-through block is the
1808   // "false" branch of the conditional jumps, we can cut out the
1809   // unconditional jump by rearranging the conditional jumps. This saves a
1810   // few bytes and improves performance. I.e., for COND_NE_OR_P:
1811   //
1812   //     JNE L1
1813   //     JP  L1
1814   //     JMP L2
1815   // L1:
1816   //     ...
1817   // L2:
1818   //     ...
1819   //
1820   // to:
1821   // 
1822   //     JP  L1
1823   //     JE  L2
1824   // L1:
1825   //     ...
1826   // L2:
1827   //     ...
1828   //
1829   // Similarly for COND_NP_OR_E.
1830   switch (CC) {
1831   default:
1832     BuildMI(&MBB, dl, get(GetCondBranchFromCond(CC))).addMBB(TBB);
1833     ++Count;
1834     break;
1835   case X86::COND_NP_OR_E:
1836     // Synthesize NP_OR_E with two branches.
1837     if (FBB && FBB == NextBB) {
1838       BuildMI(&MBB, dl, get(X86::JNP_4)).addMBB(TBB);
1839       BuildMI(&MBB, dl, get(X86::JNE_4)).addMBB(FBB);
1840       FBB = 0;
1841     } else {
1842       BuildMI(&MBB, dl, get(X86::JNP_4)).addMBB(TBB);
1843       BuildMI(&MBB, dl, get(X86::JE_4)).addMBB(TBB);
1844     }
1845
1846     Count += 2;
1847     break;
1848   case X86::COND_NE_OR_P:
1849     // Synthesize NE_OR_P with two branches.
1850     if (FBB && FBB == NextBB) {
1851       BuildMI(&MBB, dl, get(X86::JP_4)).addMBB(TBB);
1852       BuildMI(&MBB, dl, get(X86::JE_4)).addMBB(FBB);
1853       FBB = 0;
1854     } else {
1855       BuildMI(&MBB, dl, get(X86::JNE_4)).addMBB(TBB);
1856       BuildMI(&MBB, dl, get(X86::JP_4)).addMBB(TBB);
1857     }
1858
1859     Count += 2;
1860     break;
1861   }
1862
1863   if (FBB) {
1864     // Two-way Conditional branch. Insert the second branch.
1865     BuildMI(&MBB, dl, get(X86::JMP_4)).addMBB(FBB);
1866     ++Count;
1867   }
1868
1869   return Count;
1870 }
1871
1872 /// isHReg - Test if the given register is a physical h register.
1873 static bool isHReg(unsigned Reg) {
1874   return X86::GR8_ABCD_HRegClass.contains(Reg);
1875 }
1876
1877 bool X86InstrInfo::copyRegToReg(MachineBasicBlock &MBB,
1878                                 MachineBasicBlock::iterator MI,
1879                                 unsigned DestReg, unsigned SrcReg,
1880                                 const TargetRegisterClass *DestRC,
1881                                 const TargetRegisterClass *SrcRC) const {
1882   DebugLoc DL = MBB.findDebugLoc(MI);
1883
1884   // Determine if DstRC and SrcRC have a common superclass in common.
1885   const TargetRegisterClass *CommonRC = DestRC;
1886   if (DestRC == SrcRC)
1887     /* Source and destination have the same register class. */;
1888   else if (CommonRC->hasSuperClass(SrcRC))
1889     CommonRC = SrcRC;
1890   else if (!DestRC->hasSubClass(SrcRC)) {
1891     // Neither of GR64_NOREX or GR64_NOSP is a superclass of the other,
1892     // but we want to copy them as GR64. Similarly, for GR32_NOREX and
1893     // GR32_NOSP, copy as GR32.
1894     if (SrcRC->hasSuperClass(&X86::GR64RegClass) &&
1895         DestRC->hasSuperClass(&X86::GR64RegClass))
1896       CommonRC = &X86::GR64RegClass;
1897     else if (SrcRC->hasSuperClass(&X86::GR32RegClass) &&
1898              DestRC->hasSuperClass(&X86::GR32RegClass))
1899       CommonRC = &X86::GR32RegClass;
1900     else
1901       CommonRC = 0;
1902   }
1903
1904   if (CommonRC) {
1905     unsigned Opc;
1906     if (CommonRC == &X86::GR64RegClass || CommonRC == &X86::GR64_NOSPRegClass) {
1907       Opc = X86::MOV64rr;
1908     } else if (CommonRC == &X86::GR32RegClass ||
1909                CommonRC == &X86::GR32_NOSPRegClass) {
1910       Opc = X86::MOV32rr;
1911     } else if (CommonRC == &X86::GR16RegClass) {
1912       Opc = X86::MOV16rr;
1913     } else if (CommonRC == &X86::GR8RegClass) {
1914       // Copying to or from a physical H register on x86-64 requires a NOREX
1915       // move.  Otherwise use a normal move.
1916       if ((isHReg(DestReg) || isHReg(SrcReg)) &&
1917           TM.getSubtarget<X86Subtarget>().is64Bit())
1918         Opc = X86::MOV8rr_NOREX;
1919       else
1920         Opc = X86::MOV8rr;
1921     } else if (CommonRC == &X86::GR64_ABCDRegClass) {
1922       Opc = X86::MOV64rr;
1923     } else if (CommonRC == &X86::GR32_ABCDRegClass) {
1924       Opc = X86::MOV32rr;
1925     } else if (CommonRC == &X86::GR16_ABCDRegClass) {
1926       Opc = X86::MOV16rr;
1927     } else if (CommonRC == &X86::GR8_ABCD_LRegClass) {
1928       Opc = X86::MOV8rr;
1929     } else if (CommonRC == &X86::GR8_ABCD_HRegClass) {
1930       if (TM.getSubtarget<X86Subtarget>().is64Bit())
1931         Opc = X86::MOV8rr_NOREX;
1932       else
1933         Opc = X86::MOV8rr;
1934     } else if (CommonRC == &X86::GR64_NOREXRegClass ||
1935                CommonRC == &X86::GR64_NOREX_NOSPRegClass) {
1936       Opc = X86::MOV64rr;
1937     } else if (CommonRC == &X86::GR32_NOREXRegClass) {
1938       Opc = X86::MOV32rr;
1939     } else if (CommonRC == &X86::GR16_NOREXRegClass) {
1940       Opc = X86::MOV16rr;
1941     } else if (CommonRC == &X86::GR8_NOREXRegClass) {
1942       Opc = X86::MOV8rr;
1943     } else if (CommonRC == &X86::RFP32RegClass) {
1944       Opc = X86::MOV_Fp3232;
1945     } else if (CommonRC == &X86::RFP64RegClass || CommonRC == &X86::RSTRegClass) {
1946       Opc = X86::MOV_Fp6464;
1947     } else if (CommonRC == &X86::RFP80RegClass) {
1948       Opc = X86::MOV_Fp8080;
1949     } else if (CommonRC == &X86::FR32RegClass) {
1950       Opc = X86::FsMOVAPSrr;
1951     } else if (CommonRC == &X86::FR64RegClass) {
1952       Opc = X86::FsMOVAPDrr;
1953     } else if (CommonRC == &X86::VR128RegClass) {
1954       Opc = X86::MOVAPSrr;
1955     } else if (CommonRC == &X86::VR64RegClass) {
1956       Opc = X86::MMX_MOVQ64rr;
1957     } else {
1958       return false;
1959     }
1960     BuildMI(MBB, MI, DL, get(Opc), DestReg).addReg(SrcReg);
1961     return true;
1962   }
1963
1964   // Moving EFLAGS to / from another register requires a push and a pop.
1965   if (SrcRC == &X86::CCRRegClass) {
1966     if (SrcReg != X86::EFLAGS)
1967       return false;
1968     if (DestRC == &X86::GR64RegClass || DestRC == &X86::GR64_NOSPRegClass) {
1969       BuildMI(MBB, MI, DL, get(X86::PUSHFQ64));
1970       BuildMI(MBB, MI, DL, get(X86::POP64r), DestReg);
1971       return true;
1972     } else if (DestRC == &X86::GR32RegClass ||
1973                DestRC == &X86::GR32_NOSPRegClass) {
1974       BuildMI(MBB, MI, DL, get(X86::PUSHFD));
1975       BuildMI(MBB, MI, DL, get(X86::POP32r), DestReg);
1976       return true;
1977     }
1978   } else if (DestRC == &X86::CCRRegClass) {
1979     if (DestReg != X86::EFLAGS)
1980       return false;
1981     if (SrcRC == &X86::GR64RegClass || DestRC == &X86::GR64_NOSPRegClass) {
1982       BuildMI(MBB, MI, DL, get(X86::PUSH64r)).addReg(SrcReg);
1983       BuildMI(MBB, MI, DL, get(X86::POPFQ));
1984       return true;
1985     } else if (SrcRC == &X86::GR32RegClass ||
1986                DestRC == &X86::GR32_NOSPRegClass) {
1987       BuildMI(MBB, MI, DL, get(X86::PUSH32r)).addReg(SrcReg);
1988       BuildMI(MBB, MI, DL, get(X86::POPFD));
1989       return true;
1990     }
1991   }
1992
1993   // Moving from ST(0) turns into FpGET_ST0_32 etc.
1994   if (SrcRC == &X86::RSTRegClass) {
1995     // Copying from ST(0)/ST(1).
1996     if (SrcReg != X86::ST0 && SrcReg != X86::ST1)
1997       // Can only copy from ST(0)/ST(1) right now
1998       return false;
1999     bool isST0 = SrcReg == X86::ST0;
2000     unsigned Opc;
2001     if (DestRC == &X86::RFP32RegClass)
2002       Opc = isST0 ? X86::FpGET_ST0_32 : X86::FpGET_ST1_32;
2003     else if (DestRC == &X86::RFP64RegClass)
2004       Opc = isST0 ? X86::FpGET_ST0_64 : X86::FpGET_ST1_64;
2005     else {
2006       if (DestRC != &X86::RFP80RegClass)
2007         return false;
2008       Opc = isST0 ? X86::FpGET_ST0_80 : X86::FpGET_ST1_80;
2009     }
2010     BuildMI(MBB, MI, DL, get(Opc), DestReg);
2011     return true;
2012   }
2013
2014   // Moving to ST(0) turns into FpSET_ST0_32 etc.
2015   if (DestRC == &X86::RSTRegClass) {
2016     // Copying to ST(0) / ST(1).
2017     if (DestReg != X86::ST0 && DestReg != X86::ST1)
2018       // Can only copy to TOS right now
2019       return false;
2020     bool isST0 = DestReg == X86::ST0;
2021     unsigned Opc;
2022     if (SrcRC == &X86::RFP32RegClass)
2023       Opc = isST0 ? X86::FpSET_ST0_32 : X86::FpSET_ST1_32;
2024     else if (SrcRC == &X86::RFP64RegClass)
2025       Opc = isST0 ? X86::FpSET_ST0_64 : X86::FpSET_ST1_64;
2026     else {
2027       if (SrcRC != &X86::RFP80RegClass)
2028         return false;
2029       Opc = isST0 ? X86::FpSET_ST0_80 : X86::FpSET_ST1_80;
2030     }
2031     BuildMI(MBB, MI, DL, get(Opc)).addReg(SrcReg);
2032     return true;
2033   }
2034   
2035   // Not yet supported!
2036   return false;
2037 }
2038
2039 static unsigned getStoreRegOpcode(unsigned SrcReg,
2040                                   const TargetRegisterClass *RC,
2041                                   bool isStackAligned,
2042                                   TargetMachine &TM) {
2043   unsigned Opc = 0;
2044   if (RC == &X86::GR64RegClass || RC == &X86::GR64_NOSPRegClass) {
2045     Opc = X86::MOV64mr;
2046   } else if (RC == &X86::GR32RegClass || RC == &X86::GR32_NOSPRegClass) {
2047     Opc = X86::MOV32mr;
2048   } else if (RC == &X86::GR16RegClass) {
2049     Opc = X86::MOV16mr;
2050   } else if (RC == &X86::GR8RegClass) {
2051     // Copying to or from a physical H register on x86-64 requires a NOREX
2052     // move.  Otherwise use a normal move.
2053     if (isHReg(SrcReg) &&
2054         TM.getSubtarget<X86Subtarget>().is64Bit())
2055       Opc = X86::MOV8mr_NOREX;
2056     else
2057       Opc = X86::MOV8mr;
2058   } else if (RC == &X86::GR64_ABCDRegClass) {
2059     Opc = X86::MOV64mr;
2060   } else if (RC == &X86::GR32_ABCDRegClass) {
2061     Opc = X86::MOV32mr;
2062   } else if (RC == &X86::GR16_ABCDRegClass) {
2063     Opc = X86::MOV16mr;
2064   } else if (RC == &X86::GR8_ABCD_LRegClass) {
2065     Opc = X86::MOV8mr;
2066   } else if (RC == &X86::GR8_ABCD_HRegClass) {
2067     if (TM.getSubtarget<X86Subtarget>().is64Bit())
2068       Opc = X86::MOV8mr_NOREX;
2069     else
2070       Opc = X86::MOV8mr;
2071   } else if (RC == &X86::GR64_NOREXRegClass ||
2072              RC == &X86::GR64_NOREX_NOSPRegClass) {
2073     Opc = X86::MOV64mr;
2074   } else if (RC == &X86::GR32_NOREXRegClass) {
2075     Opc = X86::MOV32mr;
2076   } else if (RC == &X86::GR16_NOREXRegClass) {
2077     Opc = X86::MOV16mr;
2078   } else if (RC == &X86::GR8_NOREXRegClass) {
2079     Opc = X86::MOV8mr;
2080   } else if (RC == &X86::RFP80RegClass) {
2081     Opc = X86::ST_FpP80m;   // pops
2082   } else if (RC == &X86::RFP64RegClass) {
2083     Opc = X86::ST_Fp64m;
2084   } else if (RC == &X86::RFP32RegClass) {
2085     Opc = X86::ST_Fp32m;
2086   } else if (RC == &X86::FR32RegClass) {
2087     Opc = X86::MOVSSmr;
2088   } else if (RC == &X86::FR64RegClass) {
2089     Opc = X86::MOVSDmr;
2090   } else if (RC == &X86::VR128RegClass) {
2091     // If stack is realigned we can use aligned stores.
2092     Opc = isStackAligned ? X86::MOVAPSmr : X86::MOVUPSmr;
2093   } else if (RC == &X86::VR64RegClass) {
2094     Opc = X86::MMX_MOVQ64mr;
2095   } else {
2096     llvm_unreachable("Unknown regclass");
2097   }
2098
2099   return Opc;
2100 }
2101
2102 void X86InstrInfo::storeRegToStackSlot(MachineBasicBlock &MBB,
2103                                        MachineBasicBlock::iterator MI,
2104                                        unsigned SrcReg, bool isKill, int FrameIdx,
2105                                        const TargetRegisterClass *RC) const {
2106   const MachineFunction &MF = *MBB.getParent();
2107   bool isAligned = (RI.getStackAlignment() >= 16) || RI.canRealignStack(MF);
2108   unsigned Opc = getStoreRegOpcode(SrcReg, RC, isAligned, TM);
2109   DebugLoc DL = MBB.findDebugLoc(MI);
2110   addFrameReference(BuildMI(MBB, MI, DL, get(Opc)), FrameIdx)
2111     .addReg(SrcReg, getKillRegState(isKill));
2112 }
2113
2114 void X86InstrInfo::storeRegToAddr(MachineFunction &MF, unsigned SrcReg,
2115                                   bool isKill,
2116                                   SmallVectorImpl<MachineOperand> &Addr,
2117                                   const TargetRegisterClass *RC,
2118                                   MachineInstr::mmo_iterator MMOBegin,
2119                                   MachineInstr::mmo_iterator MMOEnd,
2120                                   SmallVectorImpl<MachineInstr*> &NewMIs) const {
2121   bool isAligned = (*MMOBegin)->getAlignment() >= 16;
2122   unsigned Opc = getStoreRegOpcode(SrcReg, RC, isAligned, TM);
2123   DebugLoc DL = DebugLoc::getUnknownLoc();
2124   MachineInstrBuilder MIB = BuildMI(MF, DL, get(Opc));
2125   for (unsigned i = 0, e = Addr.size(); i != e; ++i)
2126     MIB.addOperand(Addr[i]);
2127   MIB.addReg(SrcReg, getKillRegState(isKill));
2128   (*MIB).setMemRefs(MMOBegin, MMOEnd);
2129   NewMIs.push_back(MIB);
2130 }
2131
2132 static unsigned getLoadRegOpcode(unsigned DestReg,
2133                                  const TargetRegisterClass *RC,
2134                                  bool isStackAligned,
2135                                  const TargetMachine &TM) {
2136   unsigned Opc = 0;
2137   if (RC == &X86::GR64RegClass || RC == &X86::GR64_NOSPRegClass) {
2138     Opc = X86::MOV64rm;
2139   } else if (RC == &X86::GR32RegClass || RC == &X86::GR32_NOSPRegClass) {
2140     Opc = X86::MOV32rm;
2141   } else if (RC == &X86::GR16RegClass) {
2142     Opc = X86::MOV16rm;
2143   } else if (RC == &X86::GR8RegClass) {
2144     // Copying to or from a physical H register on x86-64 requires a NOREX
2145     // move.  Otherwise use a normal move.
2146     if (isHReg(DestReg) &&
2147         TM.getSubtarget<X86Subtarget>().is64Bit())
2148       Opc = X86::MOV8rm_NOREX;
2149     else
2150       Opc = X86::MOV8rm;
2151   } else if (RC == &X86::GR64_ABCDRegClass) {
2152     Opc = X86::MOV64rm;
2153   } else if (RC == &X86::GR32_ABCDRegClass) {
2154     Opc = X86::MOV32rm;
2155   } else if (RC == &X86::GR16_ABCDRegClass) {
2156     Opc = X86::MOV16rm;
2157   } else if (RC == &X86::GR8_ABCD_LRegClass) {
2158     Opc = X86::MOV8rm;
2159   } else if (RC == &X86::GR8_ABCD_HRegClass) {
2160     if (TM.getSubtarget<X86Subtarget>().is64Bit())
2161       Opc = X86::MOV8rm_NOREX;
2162     else
2163       Opc = X86::MOV8rm;
2164   } else if (RC == &X86::GR64_NOREXRegClass ||
2165              RC == &X86::GR64_NOREX_NOSPRegClass) {
2166     Opc = X86::MOV64rm;
2167   } else if (RC == &X86::GR32_NOREXRegClass) {
2168     Opc = X86::MOV32rm;
2169   } else if (RC == &X86::GR16_NOREXRegClass) {
2170     Opc = X86::MOV16rm;
2171   } else if (RC == &X86::GR8_NOREXRegClass) {
2172     Opc = X86::MOV8rm;
2173   } else if (RC == &X86::RFP80RegClass) {
2174     Opc = X86::LD_Fp80m;
2175   } else if (RC == &X86::RFP64RegClass) {
2176     Opc = X86::LD_Fp64m;
2177   } else if (RC == &X86::RFP32RegClass) {
2178     Opc = X86::LD_Fp32m;
2179   } else if (RC == &X86::FR32RegClass) {
2180     Opc = X86::MOVSSrm;
2181   } else if (RC == &X86::FR64RegClass) {
2182     Opc = X86::MOVSDrm;
2183   } else if (RC == &X86::VR128RegClass) {
2184     // If stack is realigned we can use aligned loads.
2185     Opc = isStackAligned ? X86::MOVAPSrm : X86::MOVUPSrm;
2186   } else if (RC == &X86::VR64RegClass) {
2187     Opc = X86::MMX_MOVQ64rm;
2188   } else {
2189     llvm_unreachable("Unknown regclass");
2190   }
2191
2192   return Opc;
2193 }
2194
2195 void X86InstrInfo::loadRegFromStackSlot(MachineBasicBlock &MBB,
2196                                         MachineBasicBlock::iterator MI,
2197                                         unsigned DestReg, int FrameIdx,
2198                                         const TargetRegisterClass *RC) const{
2199   const MachineFunction &MF = *MBB.getParent();
2200   bool isAligned = (RI.getStackAlignment() >= 16) || RI.canRealignStack(MF);
2201   unsigned Opc = getLoadRegOpcode(DestReg, RC, isAligned, TM);
2202   DebugLoc DL = MBB.findDebugLoc(MI);
2203   addFrameReference(BuildMI(MBB, MI, DL, get(Opc), DestReg), FrameIdx);
2204 }
2205
2206 void X86InstrInfo::loadRegFromAddr(MachineFunction &MF, unsigned DestReg,
2207                                  SmallVectorImpl<MachineOperand> &Addr,
2208                                  const TargetRegisterClass *RC,
2209                                  MachineInstr::mmo_iterator MMOBegin,
2210                                  MachineInstr::mmo_iterator MMOEnd,
2211                                  SmallVectorImpl<MachineInstr*> &NewMIs) const {
2212   bool isAligned = (*MMOBegin)->getAlignment() >= 16;
2213   unsigned Opc = getLoadRegOpcode(DestReg, RC, isAligned, TM);
2214   DebugLoc DL = DebugLoc::getUnknownLoc();
2215   MachineInstrBuilder MIB = BuildMI(MF, DL, get(Opc), DestReg);
2216   for (unsigned i = 0, e = Addr.size(); i != e; ++i)
2217     MIB.addOperand(Addr[i]);
2218   (*MIB).setMemRefs(MMOBegin, MMOEnd);
2219   NewMIs.push_back(MIB);
2220 }
2221
2222 bool X86InstrInfo::spillCalleeSavedRegisters(MachineBasicBlock &MBB,
2223                                              MachineBasicBlock::iterator MI,
2224                                 const std::vector<CalleeSavedInfo> &CSI) const {
2225   if (CSI.empty())
2226     return false;
2227
2228   DebugLoc DL = MBB.findDebugLoc(MI);
2229
2230   bool is64Bit = TM.getSubtarget<X86Subtarget>().is64Bit();
2231   bool isWin64 = TM.getSubtarget<X86Subtarget>().isTargetWin64();
2232   unsigned SlotSize = is64Bit ? 8 : 4;
2233
2234   MachineFunction &MF = *MBB.getParent();
2235   unsigned FPReg = RI.getFrameRegister(MF);
2236   X86MachineFunctionInfo *X86FI = MF.getInfo<X86MachineFunctionInfo>();
2237   unsigned CalleeFrameSize = 0;
2238   
2239   unsigned Opc = is64Bit ? X86::PUSH64r : X86::PUSH32r;
2240   for (unsigned i = CSI.size(); i != 0; --i) {
2241     unsigned Reg = CSI[i-1].getReg();
2242     const TargetRegisterClass *RegClass = CSI[i-1].getRegClass();
2243     // Add the callee-saved register as live-in. It's killed at the spill.
2244     MBB.addLiveIn(Reg);
2245     if (Reg == FPReg)
2246       // X86RegisterInfo::emitPrologue will handle spilling of frame register.
2247       continue;
2248     if (RegClass != &X86::VR128RegClass && !isWin64) {
2249       CalleeFrameSize += SlotSize;
2250       BuildMI(MBB, MI, DL, get(Opc)).addReg(Reg, RegState::Kill);
2251     } else {
2252       storeRegToStackSlot(MBB, MI, Reg, true, CSI[i-1].getFrameIdx(), RegClass);
2253     }
2254   }
2255
2256   X86FI->setCalleeSavedFrameSize(CalleeFrameSize);
2257   return true;
2258 }
2259
2260 bool X86InstrInfo::restoreCalleeSavedRegisters(MachineBasicBlock &MBB,
2261                                                MachineBasicBlock::iterator MI,
2262                                 const std::vector<CalleeSavedInfo> &CSI) const {
2263   if (CSI.empty())
2264     return false;
2265
2266   DebugLoc DL = MBB.findDebugLoc(MI);
2267
2268   MachineFunction &MF = *MBB.getParent();
2269   unsigned FPReg = RI.getFrameRegister(MF);
2270   bool is64Bit = TM.getSubtarget<X86Subtarget>().is64Bit();
2271   bool isWin64 = TM.getSubtarget<X86Subtarget>().isTargetWin64();
2272   unsigned Opc = is64Bit ? X86::POP64r : X86::POP32r;
2273   for (unsigned i = 0, e = CSI.size(); i != e; ++i) {
2274     unsigned Reg = CSI[i].getReg();
2275     if (Reg == FPReg)
2276       // X86RegisterInfo::emitEpilogue will handle restoring of frame register.
2277       continue;
2278     const TargetRegisterClass *RegClass = CSI[i].getRegClass();
2279     if (RegClass != &X86::VR128RegClass && !isWin64) {
2280       BuildMI(MBB, MI, DL, get(Opc), Reg);
2281     } else {
2282       loadRegFromStackSlot(MBB, MI, Reg, CSI[i].getFrameIdx(), RegClass);
2283     }
2284   }
2285   return true;
2286 }
2287
2288 static MachineInstr *FuseTwoAddrInst(MachineFunction &MF, unsigned Opcode,
2289                                      const SmallVectorImpl<MachineOperand> &MOs,
2290                                      MachineInstr *MI,
2291                                      const TargetInstrInfo &TII) {
2292   // Create the base instruction with the memory operand as the first part.
2293   MachineInstr *NewMI = MF.CreateMachineInstr(TII.get(Opcode),
2294                                               MI->getDebugLoc(), true);
2295   MachineInstrBuilder MIB(NewMI);
2296   unsigned NumAddrOps = MOs.size();
2297   for (unsigned i = 0; i != NumAddrOps; ++i)
2298     MIB.addOperand(MOs[i]);
2299   if (NumAddrOps < 4)  // FrameIndex only
2300     addOffset(MIB, 0);
2301   
2302   // Loop over the rest of the ri operands, converting them over.
2303   unsigned NumOps = MI->getDesc().getNumOperands()-2;
2304   for (unsigned i = 0; i != NumOps; ++i) {
2305     MachineOperand &MO = MI->getOperand(i+2);
2306     MIB.addOperand(MO);
2307   }
2308   for (unsigned i = NumOps+2, e = MI->getNumOperands(); i != e; ++i) {
2309     MachineOperand &MO = MI->getOperand(i);
2310     MIB.addOperand(MO);
2311   }
2312   return MIB;
2313 }
2314
2315 static MachineInstr *FuseInst(MachineFunction &MF,
2316                               unsigned Opcode, unsigned OpNo,
2317                               const SmallVectorImpl<MachineOperand> &MOs,
2318                               MachineInstr *MI, const TargetInstrInfo &TII) {
2319   MachineInstr *NewMI = MF.CreateMachineInstr(TII.get(Opcode),
2320                                               MI->getDebugLoc(), true);
2321   MachineInstrBuilder MIB(NewMI);
2322   
2323   for (unsigned i = 0, e = MI->getNumOperands(); i != e; ++i) {
2324     MachineOperand &MO = MI->getOperand(i);
2325     if (i == OpNo) {
2326       assert(MO.isReg() && "Expected to fold into reg operand!");
2327       unsigned NumAddrOps = MOs.size();
2328       for (unsigned i = 0; i != NumAddrOps; ++i)
2329         MIB.addOperand(MOs[i]);
2330       if (NumAddrOps < 4)  // FrameIndex only
2331         addOffset(MIB, 0);
2332     } else {
2333       MIB.addOperand(MO);
2334     }
2335   }
2336   return MIB;
2337 }
2338
2339 static MachineInstr *MakeM0Inst(const TargetInstrInfo &TII, unsigned Opcode,
2340                                 const SmallVectorImpl<MachineOperand> &MOs,
2341                                 MachineInstr *MI) {
2342   MachineFunction &MF = *MI->getParent()->getParent();
2343   MachineInstrBuilder MIB = BuildMI(MF, MI->getDebugLoc(), TII.get(Opcode));
2344
2345   unsigned NumAddrOps = MOs.size();
2346   for (unsigned i = 0; i != NumAddrOps; ++i)
2347     MIB.addOperand(MOs[i]);
2348   if (NumAddrOps < 4)  // FrameIndex only
2349     addOffset(MIB, 0);
2350   return MIB.addImm(0);
2351 }
2352
2353 MachineInstr*
2354 X86InstrInfo::foldMemoryOperandImpl(MachineFunction &MF,
2355                                     MachineInstr *MI, unsigned i,
2356                                     const SmallVectorImpl<MachineOperand> &MOs,
2357                                     unsigned Size, unsigned Align) const {
2358   const DenseMap<unsigned*, std::pair<unsigned,unsigned> > *OpcodeTablePtr=NULL;
2359   bool isTwoAddrFold = false;
2360   unsigned NumOps = MI->getDesc().getNumOperands();
2361   bool isTwoAddr = NumOps > 1 &&
2362     MI->getDesc().getOperandConstraint(1, TOI::TIED_TO) != -1;
2363
2364   MachineInstr *NewMI = NULL;
2365   // Folding a memory location into the two-address part of a two-address
2366   // instruction is different than folding it other places.  It requires
2367   // replacing the *two* registers with the memory location.
2368   if (isTwoAddr && NumOps >= 2 && i < 2 &&
2369       MI->getOperand(0).isReg() &&
2370       MI->getOperand(1).isReg() &&
2371       MI->getOperand(0).getReg() == MI->getOperand(1).getReg()) { 
2372     OpcodeTablePtr = &RegOp2MemOpTable2Addr;
2373     isTwoAddrFold = true;
2374   } else if (i == 0) { // If operand 0
2375     if (MI->getOpcode() == X86::MOV64r0)
2376       NewMI = MakeM0Inst(*this, X86::MOV64mi32, MOs, MI);
2377     else if (MI->getOpcode() == X86::MOV32r0)
2378       NewMI = MakeM0Inst(*this, X86::MOV32mi, MOs, MI);
2379     else if (MI->getOpcode() == X86::MOV16r0)
2380       NewMI = MakeM0Inst(*this, X86::MOV16mi, MOs, MI);
2381     else if (MI->getOpcode() == X86::MOV8r0)
2382       NewMI = MakeM0Inst(*this, X86::MOV8mi, MOs, MI);
2383     if (NewMI)
2384       return NewMI;
2385     
2386     OpcodeTablePtr = &RegOp2MemOpTable0;
2387   } else if (i == 1) {
2388     OpcodeTablePtr = &RegOp2MemOpTable1;
2389   } else if (i == 2) {
2390     OpcodeTablePtr = &RegOp2MemOpTable2;
2391   }
2392   
2393   // If table selected...
2394   if (OpcodeTablePtr) {
2395     // Find the Opcode to fuse
2396     DenseMap<unsigned*, std::pair<unsigned,unsigned> >::const_iterator I =
2397       OpcodeTablePtr->find((unsigned*)MI->getOpcode());
2398     if (I != OpcodeTablePtr->end()) {
2399       unsigned Opcode = I->second.first;
2400       unsigned MinAlign = I->second.second;
2401       if (Align < MinAlign)
2402         return NULL;
2403       bool NarrowToMOV32rm = false;
2404       if (Size) {
2405         unsigned RCSize =  MI->getDesc().OpInfo[i].getRegClass(&RI)->getSize();
2406         if (Size < RCSize) {
2407           // Check if it's safe to fold the load. If the size of the object is
2408           // narrower than the load width, then it's not.
2409           if (Opcode != X86::MOV64rm || RCSize != 8 || Size != 4)
2410             return NULL;
2411           // If this is a 64-bit load, but the spill slot is 32, then we can do
2412           // a 32-bit load which is implicitly zero-extended. This likely is due
2413           // to liveintervalanalysis remat'ing a load from stack slot.
2414           if (MI->getOperand(0).getSubReg() || MI->getOperand(1).getSubReg())
2415             return NULL;
2416           Opcode = X86::MOV32rm;
2417           NarrowToMOV32rm = true;
2418         }
2419       }
2420
2421       if (isTwoAddrFold)
2422         NewMI = FuseTwoAddrInst(MF, Opcode, MOs, MI, *this);
2423       else
2424         NewMI = FuseInst(MF, Opcode, i, MOs, MI, *this);
2425
2426       if (NarrowToMOV32rm) {
2427         // If this is the special case where we use a MOV32rm to load a 32-bit
2428         // value and zero-extend the top bits. Change the destination register
2429         // to a 32-bit one.
2430         unsigned DstReg = NewMI->getOperand(0).getReg();
2431         if (TargetRegisterInfo::isPhysicalRegister(DstReg))
2432           NewMI->getOperand(0).setReg(RI.getSubReg(DstReg,
2433                                                    4/*x86_subreg_32bit*/));
2434         else
2435           NewMI->getOperand(0).setSubReg(4/*x86_subreg_32bit*/);
2436       }
2437       return NewMI;
2438     }
2439   }
2440   
2441   // No fusion 
2442   if (PrintFailedFusing)
2443     dbgs() << "We failed to fuse operand " << i << " in " << *MI;
2444   return NULL;
2445 }
2446
2447
2448 MachineInstr* X86InstrInfo::foldMemoryOperandImpl(MachineFunction &MF,
2449                                                   MachineInstr *MI,
2450                                            const SmallVectorImpl<unsigned> &Ops,
2451                                                   int FrameIndex) const {
2452   // Check switch flag 
2453   if (NoFusing) return NULL;
2454
2455   if (!MF.getFunction()->hasFnAttr(Attribute::OptimizeForSize))
2456     switch (MI->getOpcode()) {
2457     case X86::CVTSD2SSrr:
2458     case X86::Int_CVTSD2SSrr:
2459     case X86::CVTSS2SDrr:
2460     case X86::Int_CVTSS2SDrr:
2461     case X86::RCPSSr:
2462     case X86::RCPSSr_Int:
2463     case X86::ROUNDSDr_Int:
2464     case X86::ROUNDSSr_Int:
2465     case X86::RSQRTSSr:
2466     case X86::RSQRTSSr_Int:
2467     case X86::SQRTSSr:
2468     case X86::SQRTSSr_Int:
2469       return 0;
2470     }
2471
2472   const MachineFrameInfo *MFI = MF.getFrameInfo();
2473   unsigned Size = MFI->getObjectSize(FrameIndex);
2474   unsigned Alignment = MFI->getObjectAlignment(FrameIndex);
2475   if (Ops.size() == 2 && Ops[0] == 0 && Ops[1] == 1) {
2476     unsigned NewOpc = 0;
2477     unsigned RCSize = 0;
2478     switch (MI->getOpcode()) {
2479     default: return NULL;
2480     case X86::TEST8rr:  NewOpc = X86::CMP8ri; RCSize = 1; break;
2481     case X86::TEST16rr: NewOpc = X86::CMP16ri; RCSize = 2; break;
2482     case X86::TEST32rr: NewOpc = X86::CMP32ri; RCSize = 4; break;
2483     case X86::TEST64rr: NewOpc = X86::CMP64ri32; RCSize = 8; break;
2484     }
2485     // Check if it's safe to fold the load. If the size of the object is
2486     // narrower than the load width, then it's not.
2487     if (Size < RCSize)
2488       return NULL;
2489     // Change to CMPXXri r, 0 first.
2490     MI->setDesc(get(NewOpc));
2491     MI->getOperand(1).ChangeToImmediate(0);
2492   } else if (Ops.size() != 1)
2493     return NULL;
2494
2495   SmallVector<MachineOperand,4> MOs;
2496   MOs.push_back(MachineOperand::CreateFI(FrameIndex));
2497   return foldMemoryOperandImpl(MF, MI, Ops[0], MOs, Size, Alignment);
2498 }
2499
2500 MachineInstr* X86InstrInfo::foldMemoryOperandImpl(MachineFunction &MF,
2501                                                   MachineInstr *MI,
2502                                            const SmallVectorImpl<unsigned> &Ops,
2503                                                   MachineInstr *LoadMI) const {
2504   // Check switch flag 
2505   if (NoFusing) return NULL;
2506
2507   if (!MF.getFunction()->hasFnAttr(Attribute::OptimizeForSize))
2508     switch (MI->getOpcode()) {
2509     case X86::CVTSD2SSrr:
2510     case X86::Int_CVTSD2SSrr:
2511     case X86::CVTSS2SDrr:
2512     case X86::Int_CVTSS2SDrr:
2513     case X86::RCPSSr:
2514     case X86::RCPSSr_Int:
2515     case X86::ROUNDSDr_Int:
2516     case X86::ROUNDSSr_Int:
2517     case X86::RSQRTSSr:
2518     case X86::RSQRTSSr_Int:
2519     case X86::SQRTSSr:
2520     case X86::SQRTSSr_Int:
2521       return 0;
2522     }
2523
2524   // Determine the alignment of the load.
2525   unsigned Alignment = 0;
2526   if (LoadMI->hasOneMemOperand())
2527     Alignment = (*LoadMI->memoperands_begin())->getAlignment();
2528   else
2529     switch (LoadMI->getOpcode()) {
2530     case X86::V_SET0:
2531     case X86::V_SETALLONES:
2532       Alignment = 16;
2533       break;
2534     case X86::FsFLD0SD:
2535       Alignment = 8;
2536       break;
2537     case X86::FsFLD0SS:
2538       Alignment = 4;
2539       break;
2540     default:
2541       llvm_unreachable("Don't know how to fold this instruction!");
2542     }
2543   if (Ops.size() == 2 && Ops[0] == 0 && Ops[1] == 1) {
2544     unsigned NewOpc = 0;
2545     switch (MI->getOpcode()) {
2546     default: return NULL;
2547     case X86::TEST8rr:  NewOpc = X86::CMP8ri; break;
2548     case X86::TEST16rr: NewOpc = X86::CMP16ri; break;
2549     case X86::TEST32rr: NewOpc = X86::CMP32ri; break;
2550     case X86::TEST64rr: NewOpc = X86::CMP64ri32; break;
2551     }
2552     // Change to CMPXXri r, 0 first.
2553     MI->setDesc(get(NewOpc));
2554     MI->getOperand(1).ChangeToImmediate(0);
2555   } else if (Ops.size() != 1)
2556     return NULL;
2557
2558   SmallVector<MachineOperand,X86AddrNumOperands> MOs;
2559   switch (LoadMI->getOpcode()) {
2560   case X86::V_SET0:
2561   case X86::V_SETALLONES:
2562   case X86::FsFLD0SD:
2563   case X86::FsFLD0SS: {
2564     // Folding a V_SET0 or V_SETALLONES as a load, to ease register pressure.
2565     // Create a constant-pool entry and operands to load from it.
2566
2567     // x86-32 PIC requires a PIC base register for constant pools.
2568     unsigned PICBase = 0;
2569     if (TM.getRelocationModel() == Reloc::PIC_) {
2570       if (TM.getSubtarget<X86Subtarget>().is64Bit())
2571         PICBase = X86::RIP;
2572       else
2573         // FIXME: PICBase = TM.getInstrInfo()->getGlobalBaseReg(&MF);
2574         // This doesn't work for several reasons.
2575         // 1. GlobalBaseReg may have been spilled.
2576         // 2. It may not be live at MI.
2577         return NULL;
2578     }
2579
2580     // Create a constant-pool entry.
2581     MachineConstantPool &MCP = *MF.getConstantPool();
2582     const Type *Ty;
2583     if (LoadMI->getOpcode() == X86::FsFLD0SS)
2584       Ty = Type::getFloatTy(MF.getFunction()->getContext());
2585     else if (LoadMI->getOpcode() == X86::FsFLD0SD)
2586       Ty = Type::getDoubleTy(MF.getFunction()->getContext());
2587     else
2588       Ty = VectorType::get(Type::getInt32Ty(MF.getFunction()->getContext()), 4);
2589     Constant *C = LoadMI->getOpcode() == X86::V_SETALLONES ?
2590                     Constant::getAllOnesValue(Ty) :
2591                     Constant::getNullValue(Ty);
2592     unsigned CPI = MCP.getConstantPoolIndex(C, Alignment);
2593
2594     // Create operands to load from the constant pool entry.
2595     MOs.push_back(MachineOperand::CreateReg(PICBase, false));
2596     MOs.push_back(MachineOperand::CreateImm(1));
2597     MOs.push_back(MachineOperand::CreateReg(0, false));
2598     MOs.push_back(MachineOperand::CreateCPI(CPI, 0));
2599     MOs.push_back(MachineOperand::CreateReg(0, false));
2600     break;
2601   }
2602   default: {
2603     // Folding a normal load. Just copy the load's address operands.
2604     unsigned NumOps = LoadMI->getDesc().getNumOperands();
2605     for (unsigned i = NumOps - X86AddrNumOperands; i != NumOps; ++i)
2606       MOs.push_back(LoadMI->getOperand(i));
2607     break;
2608   }
2609   }
2610   return foldMemoryOperandImpl(MF, MI, Ops[0], MOs, 0, Alignment);
2611 }
2612
2613
2614 bool X86InstrInfo::canFoldMemoryOperand(const MachineInstr *MI,
2615                                   const SmallVectorImpl<unsigned> &Ops) const {
2616   // Check switch flag 
2617   if (NoFusing) return 0;
2618
2619   if (Ops.size() == 2 && Ops[0] == 0 && Ops[1] == 1) {
2620     switch (MI->getOpcode()) {
2621     default: return false;
2622     case X86::TEST8rr: 
2623     case X86::TEST16rr:
2624     case X86::TEST32rr:
2625     case X86::TEST64rr:
2626       return true;
2627     }
2628   }
2629
2630   if (Ops.size() != 1)
2631     return false;
2632
2633   unsigned OpNum = Ops[0];
2634   unsigned Opc = MI->getOpcode();
2635   unsigned NumOps = MI->getDesc().getNumOperands();
2636   bool isTwoAddr = NumOps > 1 &&
2637     MI->getDesc().getOperandConstraint(1, TOI::TIED_TO) != -1;
2638
2639   // Folding a memory location into the two-address part of a two-address
2640   // instruction is different than folding it other places.  It requires
2641   // replacing the *two* registers with the memory location.
2642   const DenseMap<unsigned*, std::pair<unsigned,unsigned> > *OpcodeTablePtr=NULL;
2643   if (isTwoAddr && NumOps >= 2 && OpNum < 2) { 
2644     OpcodeTablePtr = &RegOp2MemOpTable2Addr;
2645   } else if (OpNum == 0) { // If operand 0
2646     switch (Opc) {
2647     case X86::MOV8r0:
2648     case X86::MOV16r0:
2649     case X86::MOV32r0:
2650     case X86::MOV64r0:
2651       return true;
2652     default: break;
2653     }
2654     OpcodeTablePtr = &RegOp2MemOpTable0;
2655   } else if (OpNum == 1) {
2656     OpcodeTablePtr = &RegOp2MemOpTable1;
2657   } else if (OpNum == 2) {
2658     OpcodeTablePtr = &RegOp2MemOpTable2;
2659   }
2660   
2661   if (OpcodeTablePtr) {
2662     // Find the Opcode to fuse
2663     DenseMap<unsigned*, std::pair<unsigned,unsigned> >::const_iterator I =
2664       OpcodeTablePtr->find((unsigned*)Opc);
2665     if (I != OpcodeTablePtr->end())
2666       return true;
2667   }
2668   return false;
2669 }
2670
2671 bool X86InstrInfo::unfoldMemoryOperand(MachineFunction &MF, MachineInstr *MI,
2672                                 unsigned Reg, bool UnfoldLoad, bool UnfoldStore,
2673                                 SmallVectorImpl<MachineInstr*> &NewMIs) const {
2674   DenseMap<unsigned*, std::pair<unsigned,unsigned> >::const_iterator I =
2675     MemOp2RegOpTable.find((unsigned*)MI->getOpcode());
2676   if (I == MemOp2RegOpTable.end())
2677     return false;
2678   unsigned Opc = I->second.first;
2679   unsigned Index = I->second.second & 0xf;
2680   bool FoldedLoad = I->second.second & (1 << 4);
2681   bool FoldedStore = I->second.second & (1 << 5);
2682   if (UnfoldLoad && !FoldedLoad)
2683     return false;
2684   UnfoldLoad &= FoldedLoad;
2685   if (UnfoldStore && !FoldedStore)
2686     return false;
2687   UnfoldStore &= FoldedStore;
2688
2689   const TargetInstrDesc &TID = get(Opc);
2690   const TargetOperandInfo &TOI = TID.OpInfo[Index];
2691   const TargetRegisterClass *RC = TOI.getRegClass(&RI);
2692   SmallVector<MachineOperand, X86AddrNumOperands> AddrOps;
2693   SmallVector<MachineOperand,2> BeforeOps;
2694   SmallVector<MachineOperand,2> AfterOps;
2695   SmallVector<MachineOperand,4> ImpOps;
2696   for (unsigned i = 0, e = MI->getNumOperands(); i != e; ++i) {
2697     MachineOperand &Op = MI->getOperand(i);
2698     if (i >= Index && i < Index + X86AddrNumOperands)
2699       AddrOps.push_back(Op);
2700     else if (Op.isReg() && Op.isImplicit())
2701       ImpOps.push_back(Op);
2702     else if (i < Index)
2703       BeforeOps.push_back(Op);
2704     else if (i > Index)
2705       AfterOps.push_back(Op);
2706   }
2707
2708   // Emit the load instruction.
2709   if (UnfoldLoad) {
2710     std::pair<MachineInstr::mmo_iterator,
2711               MachineInstr::mmo_iterator> MMOs =
2712       MF.extractLoadMemRefs(MI->memoperands_begin(),
2713                             MI->memoperands_end());
2714     loadRegFromAddr(MF, Reg, AddrOps, RC, MMOs.first, MMOs.second, NewMIs);
2715     if (UnfoldStore) {
2716       // Address operands cannot be marked isKill.
2717       for (unsigned i = 1; i != 1 + X86AddrNumOperands; ++i) {
2718         MachineOperand &MO = NewMIs[0]->getOperand(i);
2719         if (MO.isReg())
2720           MO.setIsKill(false);
2721       }
2722     }
2723   }
2724
2725   // Emit the data processing instruction.
2726   MachineInstr *DataMI = MF.CreateMachineInstr(TID, MI->getDebugLoc(), true);
2727   MachineInstrBuilder MIB(DataMI);
2728   
2729   if (FoldedStore)
2730     MIB.addReg(Reg, RegState::Define);
2731   for (unsigned i = 0, e = BeforeOps.size(); i != e; ++i)
2732     MIB.addOperand(BeforeOps[i]);
2733   if (FoldedLoad)
2734     MIB.addReg(Reg);
2735   for (unsigned i = 0, e = AfterOps.size(); i != e; ++i)
2736     MIB.addOperand(AfterOps[i]);
2737   for (unsigned i = 0, e = ImpOps.size(); i != e; ++i) {
2738     MachineOperand &MO = ImpOps[i];
2739     MIB.addReg(MO.getReg(),
2740                getDefRegState(MO.isDef()) |
2741                RegState::Implicit |
2742                getKillRegState(MO.isKill()) |
2743                getDeadRegState(MO.isDead()) |
2744                getUndefRegState(MO.isUndef()));
2745   }
2746   // Change CMP32ri r, 0 back to TEST32rr r, r, etc.
2747   unsigned NewOpc = 0;
2748   switch (DataMI->getOpcode()) {
2749   default: break;
2750   case X86::CMP64ri32:
2751   case X86::CMP32ri:
2752   case X86::CMP16ri:
2753   case X86::CMP8ri: {
2754     MachineOperand &MO0 = DataMI->getOperand(0);
2755     MachineOperand &MO1 = DataMI->getOperand(1);
2756     if (MO1.getImm() == 0) {
2757       switch (DataMI->getOpcode()) {
2758       default: break;
2759       case X86::CMP64ri32: NewOpc = X86::TEST64rr; break;
2760       case X86::CMP32ri:   NewOpc = X86::TEST32rr; break;
2761       case X86::CMP16ri:   NewOpc = X86::TEST16rr; break;
2762       case X86::CMP8ri:    NewOpc = X86::TEST8rr; break;
2763       }
2764       DataMI->setDesc(get(NewOpc));
2765       MO1.ChangeToRegister(MO0.getReg(), false);
2766     }
2767   }
2768   }
2769   NewMIs.push_back(DataMI);
2770
2771   // Emit the store instruction.
2772   if (UnfoldStore) {
2773     const TargetRegisterClass *DstRC = TID.OpInfo[0].getRegClass(&RI);
2774     std::pair<MachineInstr::mmo_iterator,
2775               MachineInstr::mmo_iterator> MMOs =
2776       MF.extractStoreMemRefs(MI->memoperands_begin(),
2777                              MI->memoperands_end());
2778     storeRegToAddr(MF, Reg, true, AddrOps, DstRC, MMOs.first, MMOs.second, NewMIs);
2779   }
2780
2781   return true;
2782 }
2783
2784 bool
2785 X86InstrInfo::unfoldMemoryOperand(SelectionDAG &DAG, SDNode *N,
2786                                   SmallVectorImpl<SDNode*> &NewNodes) const {
2787   if (!N->isMachineOpcode())
2788     return false;
2789
2790   DenseMap<unsigned*, std::pair<unsigned,unsigned> >::const_iterator I =
2791     MemOp2RegOpTable.find((unsigned*)N->getMachineOpcode());
2792   if (I == MemOp2RegOpTable.end())
2793     return false;
2794   unsigned Opc = I->second.first;
2795   unsigned Index = I->second.second & 0xf;
2796   bool FoldedLoad = I->second.second & (1 << 4);
2797   bool FoldedStore = I->second.second & (1 << 5);
2798   const TargetInstrDesc &TID = get(Opc);
2799   const TargetRegisterClass *RC = TID.OpInfo[Index].getRegClass(&RI);
2800   unsigned NumDefs = TID.NumDefs;
2801   std::vector<SDValue> AddrOps;
2802   std::vector<SDValue> BeforeOps;
2803   std::vector<SDValue> AfterOps;
2804   DebugLoc dl = N->getDebugLoc();
2805   unsigned NumOps = N->getNumOperands();
2806   for (unsigned i = 0; i != NumOps-1; ++i) {
2807     SDValue Op = N->getOperand(i);
2808     if (i >= Index-NumDefs && i < Index-NumDefs + X86AddrNumOperands)
2809       AddrOps.push_back(Op);
2810     else if (i < Index-NumDefs)
2811       BeforeOps.push_back(Op);
2812     else if (i > Index-NumDefs)
2813       AfterOps.push_back(Op);
2814   }
2815   SDValue Chain = N->getOperand(NumOps-1);
2816   AddrOps.push_back(Chain);
2817
2818   // Emit the load instruction.
2819   SDNode *Load = 0;
2820   MachineFunction &MF = DAG.getMachineFunction();
2821   if (FoldedLoad) {
2822     EVT VT = *RC->vt_begin();
2823     std::pair<MachineInstr::mmo_iterator,
2824               MachineInstr::mmo_iterator> MMOs =
2825       MF.extractLoadMemRefs(cast<MachineSDNode>(N)->memoperands_begin(),
2826                             cast<MachineSDNode>(N)->memoperands_end());
2827     bool isAligned = (*MMOs.first)->getAlignment() >= 16;
2828     Load = DAG.getMachineNode(getLoadRegOpcode(0, RC, isAligned, TM), dl,
2829                               VT, MVT::Other, &AddrOps[0], AddrOps.size());
2830     NewNodes.push_back(Load);
2831
2832     // Preserve memory reference information.
2833     cast<MachineSDNode>(Load)->setMemRefs(MMOs.first, MMOs.second);
2834   }
2835
2836   // Emit the data processing instruction.
2837   std::vector<EVT> VTs;
2838   const TargetRegisterClass *DstRC = 0;
2839   if (TID.getNumDefs() > 0) {
2840     DstRC = TID.OpInfo[0].getRegClass(&RI);
2841     VTs.push_back(*DstRC->vt_begin());
2842   }
2843   for (unsigned i = 0, e = N->getNumValues(); i != e; ++i) {
2844     EVT VT = N->getValueType(i);
2845     if (VT != MVT::Other && i >= (unsigned)TID.getNumDefs())
2846       VTs.push_back(VT);
2847   }
2848   if (Load)
2849     BeforeOps.push_back(SDValue(Load, 0));
2850   std::copy(AfterOps.begin(), AfterOps.end(), std::back_inserter(BeforeOps));
2851   SDNode *NewNode= DAG.getMachineNode(Opc, dl, VTs, &BeforeOps[0],
2852                                       BeforeOps.size());
2853   NewNodes.push_back(NewNode);
2854
2855   // Emit the store instruction.
2856   if (FoldedStore) {
2857     AddrOps.pop_back();
2858     AddrOps.push_back(SDValue(NewNode, 0));
2859     AddrOps.push_back(Chain);
2860     std::pair<MachineInstr::mmo_iterator,
2861               MachineInstr::mmo_iterator> MMOs =
2862       MF.extractStoreMemRefs(cast<MachineSDNode>(N)->memoperands_begin(),
2863                              cast<MachineSDNode>(N)->memoperands_end());
2864     bool isAligned = (*MMOs.first)->getAlignment() >= 16;
2865     SDNode *Store = DAG.getMachineNode(getStoreRegOpcode(0, DstRC,
2866                                                          isAligned, TM),
2867                                        dl, MVT::Other,
2868                                        &AddrOps[0], AddrOps.size());
2869     NewNodes.push_back(Store);
2870
2871     // Preserve memory reference information.
2872     cast<MachineSDNode>(Load)->setMemRefs(MMOs.first, MMOs.second);
2873   }
2874
2875   return true;
2876 }
2877
2878 unsigned X86InstrInfo::getOpcodeAfterMemoryUnfold(unsigned Opc,
2879                                       bool UnfoldLoad, bool UnfoldStore,
2880                                       unsigned *LoadRegIndex) const {
2881   DenseMap<unsigned*, std::pair<unsigned,unsigned> >::const_iterator I =
2882     MemOp2RegOpTable.find((unsigned*)Opc);
2883   if (I == MemOp2RegOpTable.end())
2884     return 0;
2885   bool FoldedLoad = I->second.second & (1 << 4);
2886   bool FoldedStore = I->second.second & (1 << 5);
2887   if (UnfoldLoad && !FoldedLoad)
2888     return 0;
2889   if (UnfoldStore && !FoldedStore)
2890     return 0;
2891   if (LoadRegIndex)
2892     *LoadRegIndex = I->second.second & 0xf;
2893   return I->second.first;
2894 }
2895
2896 bool
2897 X86InstrInfo::areLoadsFromSameBasePtr(SDNode *Load1, SDNode *Load2,
2898                                      int64_t &Offset1, int64_t &Offset2) const {
2899   if (!Load1->isMachineOpcode() || !Load2->isMachineOpcode())
2900     return false;
2901   unsigned Opc1 = Load1->getMachineOpcode();
2902   unsigned Opc2 = Load2->getMachineOpcode();
2903   switch (Opc1) {
2904   default: return false;
2905   case X86::MOV8rm:
2906   case X86::MOV16rm:
2907   case X86::MOV32rm:
2908   case X86::MOV64rm:
2909   case X86::LD_Fp32m:
2910   case X86::LD_Fp64m:
2911   case X86::LD_Fp80m:
2912   case X86::MOVSSrm:
2913   case X86::MOVSDrm:
2914   case X86::MMX_MOVD64rm:
2915   case X86::MMX_MOVQ64rm:
2916   case X86::FsMOVAPSrm:
2917   case X86::FsMOVAPDrm:
2918   case X86::MOVAPSrm:
2919   case X86::MOVUPSrm:
2920   case X86::MOVUPSrm_Int:
2921   case X86::MOVAPDrm:
2922   case X86::MOVDQArm:
2923   case X86::MOVDQUrm:
2924   case X86::MOVDQUrm_Int:
2925     break;
2926   }
2927   switch (Opc2) {
2928   default: return false;
2929   case X86::MOV8rm:
2930   case X86::MOV16rm:
2931   case X86::MOV32rm:
2932   case X86::MOV64rm:
2933   case X86::LD_Fp32m:
2934   case X86::LD_Fp64m:
2935   case X86::LD_Fp80m:
2936   case X86::MOVSSrm:
2937   case X86::MOVSDrm:
2938   case X86::MMX_MOVD64rm:
2939   case X86::MMX_MOVQ64rm:
2940   case X86::FsMOVAPSrm:
2941   case X86::FsMOVAPDrm:
2942   case X86::MOVAPSrm:
2943   case X86::MOVUPSrm:
2944   case X86::MOVUPSrm_Int:
2945   case X86::MOVAPDrm:
2946   case X86::MOVDQArm:
2947   case X86::MOVDQUrm:
2948   case X86::MOVDQUrm_Int:
2949     break;
2950   }
2951
2952   // Check if chain operands and base addresses match.
2953   if (Load1->getOperand(0) != Load2->getOperand(0) ||
2954       Load1->getOperand(5) != Load2->getOperand(5))
2955     return false;
2956   // Segment operands should match as well.
2957   if (Load1->getOperand(4) != Load2->getOperand(4))
2958     return false;
2959   // Scale should be 1, Index should be Reg0.
2960   if (Load1->getOperand(1) == Load2->getOperand(1) &&
2961       Load1->getOperand(2) == Load2->getOperand(2)) {
2962     if (cast<ConstantSDNode>(Load1->getOperand(1))->getZExtValue() != 1)
2963       return false;
2964     SDValue Op2 = Load1->getOperand(2);
2965     if (!isa<RegisterSDNode>(Op2) ||
2966         cast<RegisterSDNode>(Op2)->getReg() != 0)
2967       return 0;
2968
2969     // Now let's examine the displacements.
2970     if (isa<ConstantSDNode>(Load1->getOperand(3)) &&
2971         isa<ConstantSDNode>(Load2->getOperand(3))) {
2972       Offset1 = cast<ConstantSDNode>(Load1->getOperand(3))->getSExtValue();
2973       Offset2 = cast<ConstantSDNode>(Load2->getOperand(3))->getSExtValue();
2974       return true;
2975     }
2976   }
2977   return false;
2978 }
2979
2980 bool X86InstrInfo::shouldScheduleLoadsNear(SDNode *Load1, SDNode *Load2,
2981                                            int64_t Offset1, int64_t Offset2,
2982                                            unsigned NumLoads) const {
2983   assert(Offset2 > Offset1);
2984   if ((Offset2 - Offset1) / 8 > 64)
2985     return false;
2986
2987   unsigned Opc1 = Load1->getMachineOpcode();
2988   unsigned Opc2 = Load2->getMachineOpcode();
2989   if (Opc1 != Opc2)
2990     return false;  // FIXME: overly conservative?
2991
2992   switch (Opc1) {
2993   default: break;
2994   case X86::LD_Fp32m:
2995   case X86::LD_Fp64m:
2996   case X86::LD_Fp80m:
2997   case X86::MMX_MOVD64rm:
2998   case X86::MMX_MOVQ64rm:
2999     return false;
3000   }
3001
3002   EVT VT = Load1->getValueType(0);
3003   switch (VT.getSimpleVT().SimpleTy) {
3004   default: {
3005     // XMM registers. In 64-bit mode we can be a bit more aggressive since we
3006     // have 16 of them to play with.
3007     if (TM.getSubtargetImpl()->is64Bit()) {
3008       if (NumLoads >= 3)
3009         return false;
3010     } else if (NumLoads)
3011       return false;
3012     break;
3013   }
3014   case MVT::i8:
3015   case MVT::i16:
3016   case MVT::i32:
3017   case MVT::i64:
3018   case MVT::f32:
3019   case MVT::f64:
3020     if (NumLoads)
3021       return false;
3022   }
3023
3024   return true;
3025 }
3026
3027
3028 bool X86InstrInfo::
3029 ReverseBranchCondition(SmallVectorImpl<MachineOperand> &Cond) const {
3030   assert(Cond.size() == 1 && "Invalid X86 branch condition!");
3031   X86::CondCode CC = static_cast<X86::CondCode>(Cond[0].getImm());
3032   if (CC == X86::COND_NE_OR_P || CC == X86::COND_NP_OR_E)
3033     return true;
3034   Cond[0].setImm(GetOppositeBranchCondition(CC));
3035   return false;
3036 }
3037
3038 bool X86InstrInfo::
3039 isSafeToMoveRegClassDefs(const TargetRegisterClass *RC) const {
3040   // FIXME: Return false for x87 stack register classes for now. We can't
3041   // allow any loads of these registers before FpGet_ST0_80.
3042   return !(RC == &X86::CCRRegClass || RC == &X86::RFP32RegClass ||
3043            RC == &X86::RFP64RegClass || RC == &X86::RFP80RegClass);
3044 }
3045
3046
3047 /// isX86_64ExtendedReg - Is the MachineOperand a x86-64 extended (r8 or higher)
3048 /// register?  e.g. r8, xmm8, xmm13, etc.
3049 bool X86InstrInfo::isX86_64ExtendedReg(unsigned RegNo) {
3050   switch (RegNo) {
3051   default: break;
3052   case X86::R8:    case X86::R9:    case X86::R10:   case X86::R11:
3053   case X86::R12:   case X86::R13:   case X86::R14:   case X86::R15:
3054   case X86::R8D:   case X86::R9D:   case X86::R10D:  case X86::R11D:
3055   case X86::R12D:  case X86::R13D:  case X86::R14D:  case X86::R15D:
3056   case X86::R8W:   case X86::R9W:   case X86::R10W:  case X86::R11W:
3057   case X86::R12W:  case X86::R13W:  case X86::R14W:  case X86::R15W:
3058   case X86::R8B:   case X86::R9B:   case X86::R10B:  case X86::R11B:
3059   case X86::R12B:  case X86::R13B:  case X86::R14B:  case X86::R15B:
3060   case X86::XMM8:  case X86::XMM9:  case X86::XMM10: case X86::XMM11:
3061   case X86::XMM12: case X86::XMM13: case X86::XMM14: case X86::XMM15:
3062     return true;
3063   }
3064   return false;
3065 }
3066
3067
3068 /// determineREX - Determine if the MachineInstr has to be encoded with a X86-64
3069 /// REX prefix which specifies 1) 64-bit instructions, 2) non-default operand
3070 /// size, and 3) use of X86-64 extended registers.
3071 unsigned X86InstrInfo::determineREX(const MachineInstr &MI) {
3072   unsigned REX = 0;
3073   const TargetInstrDesc &Desc = MI.getDesc();
3074
3075   // Pseudo instructions do not need REX prefix byte.
3076   if ((Desc.TSFlags & X86II::FormMask) == X86II::Pseudo)
3077     return 0;
3078   if (Desc.TSFlags & X86II::REX_W)
3079     REX |= 1 << 3;
3080
3081   unsigned NumOps = Desc.getNumOperands();
3082   if (NumOps) {
3083     bool isTwoAddr = NumOps > 1 &&
3084       Desc.getOperandConstraint(1, TOI::TIED_TO) != -1;
3085
3086     // If it accesses SPL, BPL, SIL, or DIL, then it requires a 0x40 REX prefix.
3087     unsigned i = isTwoAddr ? 1 : 0;
3088     for (unsigned e = NumOps; i != e; ++i) {
3089       const MachineOperand& MO = MI.getOperand(i);
3090       if (MO.isReg()) {
3091         unsigned Reg = MO.getReg();
3092         if (isX86_64NonExtLowByteReg(Reg))
3093           REX |= 0x40;
3094       }
3095     }
3096
3097     switch (Desc.TSFlags & X86II::FormMask) {
3098     case X86II::MRMInitReg:
3099       if (isX86_64ExtendedReg(MI.getOperand(0)))
3100         REX |= (1 << 0) | (1 << 2);
3101       break;
3102     case X86II::MRMSrcReg: {
3103       if (isX86_64ExtendedReg(MI.getOperand(0)))
3104         REX |= 1 << 2;
3105       i = isTwoAddr ? 2 : 1;
3106       for (unsigned e = NumOps; i != e; ++i) {
3107         const MachineOperand& MO = MI.getOperand(i);
3108         if (isX86_64ExtendedReg(MO))
3109           REX |= 1 << 0;
3110       }
3111       break;
3112     }
3113     case X86II::MRMSrcMem: {
3114       if (isX86_64ExtendedReg(MI.getOperand(0)))
3115         REX |= 1 << 2;
3116       unsigned Bit = 0;
3117       i = isTwoAddr ? 2 : 1;
3118       for (; i != NumOps; ++i) {
3119         const MachineOperand& MO = MI.getOperand(i);
3120         if (MO.isReg()) {
3121           if (isX86_64ExtendedReg(MO))
3122             REX |= 1 << Bit;
3123           Bit++;
3124         }
3125       }
3126       break;
3127     }
3128     case X86II::MRM0m: case X86II::MRM1m:
3129     case X86II::MRM2m: case X86II::MRM3m:
3130     case X86II::MRM4m: case X86II::MRM5m:
3131     case X86II::MRM6m: case X86II::MRM7m:
3132     case X86II::MRMDestMem: {
3133       unsigned e = (isTwoAddr ? X86AddrNumOperands+1 : X86AddrNumOperands);
3134       i = isTwoAddr ? 1 : 0;
3135       if (NumOps > e && isX86_64ExtendedReg(MI.getOperand(e)))
3136         REX |= 1 << 2;
3137       unsigned Bit = 0;
3138       for (; i != e; ++i) {
3139         const MachineOperand& MO = MI.getOperand(i);
3140         if (MO.isReg()) {
3141           if (isX86_64ExtendedReg(MO))
3142             REX |= 1 << Bit;
3143           Bit++;
3144         }
3145       }
3146       break;
3147     }
3148     default: {
3149       if (isX86_64ExtendedReg(MI.getOperand(0)))
3150         REX |= 1 << 0;
3151       i = isTwoAddr ? 2 : 1;
3152       for (unsigned e = NumOps; i != e; ++i) {
3153         const MachineOperand& MO = MI.getOperand(i);
3154         if (isX86_64ExtendedReg(MO))
3155           REX |= 1 << 2;
3156       }
3157       break;
3158     }
3159     }
3160   }
3161   return REX;
3162 }
3163
3164 /// sizePCRelativeBlockAddress - This method returns the size of a PC
3165 /// relative block address instruction
3166 ///
3167 static unsigned sizePCRelativeBlockAddress() {
3168   return 4;
3169 }
3170
3171 /// sizeGlobalAddress - Give the size of the emission of this global address
3172 ///
3173 static unsigned sizeGlobalAddress(bool dword) {
3174   return dword ? 8 : 4;
3175 }
3176
3177 /// sizeConstPoolAddress - Give the size of the emission of this constant
3178 /// pool address
3179 ///
3180 static unsigned sizeConstPoolAddress(bool dword) {
3181   return dword ? 8 : 4;
3182 }
3183
3184 /// sizeExternalSymbolAddress - Give the size of the emission of this external
3185 /// symbol
3186 ///
3187 static unsigned sizeExternalSymbolAddress(bool dword) {
3188   return dword ? 8 : 4;
3189 }
3190
3191 /// sizeJumpTableAddress - Give the size of the emission of this jump
3192 /// table address
3193 ///
3194 static unsigned sizeJumpTableAddress(bool dword) {
3195   return dword ? 8 : 4;
3196 }
3197
3198 static unsigned sizeConstant(unsigned Size) {
3199   return Size;
3200 }
3201
3202 static unsigned sizeRegModRMByte(){
3203   return 1;
3204 }
3205
3206 static unsigned sizeSIBByte(){
3207   return 1;
3208 }
3209
3210 static unsigned getDisplacementFieldSize(const MachineOperand *RelocOp) {
3211   unsigned FinalSize = 0;
3212   // If this is a simple integer displacement that doesn't require a relocation.
3213   if (!RelocOp) {
3214     FinalSize += sizeConstant(4);
3215     return FinalSize;
3216   }
3217   
3218   // Otherwise, this is something that requires a relocation.
3219   if (RelocOp->isGlobal()) {
3220     FinalSize += sizeGlobalAddress(false);
3221   } else if (RelocOp->isCPI()) {
3222     FinalSize += sizeConstPoolAddress(false);
3223   } else if (RelocOp->isJTI()) {
3224     FinalSize += sizeJumpTableAddress(false);
3225   } else {
3226     llvm_unreachable("Unknown value to relocate!");
3227   }
3228   return FinalSize;
3229 }
3230
3231 static unsigned getMemModRMByteSize(const MachineInstr &MI, unsigned Op,
3232                                     bool IsPIC, bool Is64BitMode) {
3233   const MachineOperand &Op3 = MI.getOperand(Op+3);
3234   int DispVal = 0;
3235   const MachineOperand *DispForReloc = 0;
3236   unsigned FinalSize = 0;
3237   
3238   // Figure out what sort of displacement we have to handle here.
3239   if (Op3.isGlobal()) {
3240     DispForReloc = &Op3;
3241   } else if (Op3.isCPI()) {
3242     if (Is64BitMode || IsPIC) {
3243       DispForReloc = &Op3;
3244     } else {
3245       DispVal = 1;
3246     }
3247   } else if (Op3.isJTI()) {
3248     if (Is64BitMode || IsPIC) {
3249       DispForReloc = &Op3;
3250     } else {
3251       DispVal = 1; 
3252     }
3253   } else {
3254     DispVal = 1;
3255   }
3256
3257   const MachineOperand &Base     = MI.getOperand(Op);
3258   const MachineOperand &IndexReg = MI.getOperand(Op+2);
3259
3260   unsigned BaseReg = Base.getReg();
3261
3262   // Is a SIB byte needed?
3263   if ((!Is64BitMode || DispForReloc || BaseReg != 0) &&
3264       IndexReg.getReg() == 0 &&
3265       (BaseReg == 0 || X86RegisterInfo::getX86RegNum(BaseReg) != N86::ESP)) {      
3266     if (BaseReg == 0) {  // Just a displacement?
3267       // Emit special case [disp32] encoding
3268       ++FinalSize; 
3269       FinalSize += getDisplacementFieldSize(DispForReloc);
3270     } else {
3271       unsigned BaseRegNo = X86RegisterInfo::getX86RegNum(BaseReg);
3272       if (!DispForReloc && DispVal == 0 && BaseRegNo != N86::EBP) {
3273         // Emit simple indirect register encoding... [EAX] f.e.
3274         ++FinalSize;
3275       // Be pessimistic and assume it's a disp32, not a disp8
3276       } else {
3277         // Emit the most general non-SIB encoding: [REG+disp32]
3278         ++FinalSize;
3279         FinalSize += getDisplacementFieldSize(DispForReloc);
3280       }
3281     }
3282
3283   } else {  // We need a SIB byte, so start by outputting the ModR/M byte first
3284     assert(IndexReg.getReg() != X86::ESP &&
3285            IndexReg.getReg() != X86::RSP && "Cannot use ESP as index reg!");
3286
3287     bool ForceDisp32 = false;
3288     if (BaseReg == 0 || DispForReloc) {
3289       // Emit the normal disp32 encoding.
3290       ++FinalSize;
3291       ForceDisp32 = true;
3292     } else {
3293       ++FinalSize;
3294     }
3295
3296     FinalSize += sizeSIBByte();
3297
3298     // Do we need to output a displacement?
3299     if (DispVal != 0 || ForceDisp32) {
3300       FinalSize += getDisplacementFieldSize(DispForReloc);
3301     }
3302   }
3303   return FinalSize;
3304 }
3305
3306
3307 static unsigned GetInstSizeWithDesc(const MachineInstr &MI,
3308                                     const TargetInstrDesc *Desc,
3309                                     bool IsPIC, bool Is64BitMode) {
3310   
3311   unsigned Opcode = Desc->Opcode;
3312   unsigned FinalSize = 0;
3313
3314   // Emit the lock opcode prefix as needed.
3315   if (Desc->TSFlags & X86II::LOCK) ++FinalSize;
3316
3317   // Emit segment override opcode prefix as needed.
3318   switch (Desc->TSFlags & X86II::SegOvrMask) {
3319   case X86II::FS:
3320   case X86II::GS:
3321    ++FinalSize;
3322    break;
3323   default: llvm_unreachable("Invalid segment!");
3324   case 0: break;  // No segment override!
3325   }
3326
3327   // Emit the repeat opcode prefix as needed.
3328   if ((Desc->TSFlags & X86II::Op0Mask) == X86II::REP) ++FinalSize;
3329
3330   // Emit the operand size opcode prefix as needed.
3331   if (Desc->TSFlags & X86II::OpSize) ++FinalSize;
3332
3333   // Emit the address size opcode prefix as needed.
3334   if (Desc->TSFlags & X86II::AdSize) ++FinalSize;
3335
3336   bool Need0FPrefix = false;
3337   switch (Desc->TSFlags & X86II::Op0Mask) {
3338   case X86II::TB:  // Two-byte opcode prefix
3339   case X86II::T8:  // 0F 38
3340   case X86II::TA:  // 0F 3A
3341     Need0FPrefix = true;
3342     break;
3343   case X86II::TF: // F2 0F 38
3344     ++FinalSize;
3345     Need0FPrefix = true;
3346     break;
3347   case X86II::REP: break; // already handled.
3348   case X86II::XS:   // F3 0F
3349     ++FinalSize;
3350     Need0FPrefix = true;
3351     break;
3352   case X86II::XD:   // F2 0F
3353     ++FinalSize;
3354     Need0FPrefix = true;
3355     break;
3356   case X86II::D8: case X86II::D9: case X86II::DA: case X86II::DB:
3357   case X86II::DC: case X86II::DD: case X86II::DE: case X86II::DF:
3358     ++FinalSize;
3359     break; // Two-byte opcode prefix
3360   default: llvm_unreachable("Invalid prefix!");
3361   case 0: break;  // No prefix!
3362   }
3363
3364   if (Is64BitMode) {
3365     // REX prefix
3366     unsigned REX = X86InstrInfo::determineREX(MI);
3367     if (REX)
3368       ++FinalSize;
3369   }
3370
3371   // 0x0F escape code must be emitted just before the opcode.
3372   if (Need0FPrefix)
3373     ++FinalSize;
3374
3375   switch (Desc->TSFlags & X86II::Op0Mask) {
3376   case X86II::T8:  // 0F 38
3377     ++FinalSize;
3378     break;
3379   case X86II::TA:  // 0F 3A
3380     ++FinalSize;
3381     break;
3382   case X86II::TF: // F2 0F 38
3383     ++FinalSize;
3384     break;
3385   }
3386
3387   // If this is a two-address instruction, skip one of the register operands.
3388   unsigned NumOps = Desc->getNumOperands();
3389   unsigned CurOp = 0;
3390   if (NumOps > 1 && Desc->getOperandConstraint(1, TOI::TIED_TO) != -1)
3391     CurOp++;
3392   else if (NumOps > 2 && Desc->getOperandConstraint(NumOps-1, TOI::TIED_TO)== 0)
3393     // Skip the last source operand that is tied_to the dest reg. e.g. LXADD32
3394     --NumOps;
3395
3396   switch (Desc->TSFlags & X86II::FormMask) {
3397   default: llvm_unreachable("Unknown FormMask value in X86 MachineCodeEmitter!");
3398   case X86II::Pseudo:
3399     // Remember the current PC offset, this is the PIC relocation
3400     // base address.
3401     switch (Opcode) {
3402     default: 
3403       break;
3404     case TargetOpcode::INLINEASM: {
3405       const MachineFunction *MF = MI.getParent()->getParent();
3406       const TargetInstrInfo &TII = *MF->getTarget().getInstrInfo();
3407       FinalSize += TII.getInlineAsmLength(MI.getOperand(0).getSymbolName(),
3408                                           *MF->getTarget().getMCAsmInfo());
3409       break;
3410     }
3411     case TargetOpcode::DBG_LABEL:
3412     case TargetOpcode::EH_LABEL:
3413       break;
3414     case TargetOpcode::IMPLICIT_DEF:
3415     case TargetOpcode::KILL:
3416     case X86::FP_REG_KILL:
3417       break;
3418     case X86::MOVPC32r: {
3419       // This emits the "call" portion of this pseudo instruction.
3420       ++FinalSize;
3421       FinalSize += sizeConstant(X86II::getSizeOfImm(Desc->TSFlags));
3422       break;
3423     }
3424     }
3425     CurOp = NumOps;
3426     break;
3427   case X86II::RawFrm:
3428     ++FinalSize;
3429
3430     if (CurOp != NumOps) {
3431       const MachineOperand &MO = MI.getOperand(CurOp++);
3432       if (MO.isMBB()) {
3433         FinalSize += sizePCRelativeBlockAddress();
3434       } else if (MO.isGlobal()) {
3435         FinalSize += sizeGlobalAddress(false);
3436       } else if (MO.isSymbol()) {
3437         FinalSize += sizeExternalSymbolAddress(false);
3438       } else if (MO.isImm()) {
3439         FinalSize += sizeConstant(X86II::getSizeOfImm(Desc->TSFlags));
3440       } else {
3441         llvm_unreachable("Unknown RawFrm operand!");
3442       }
3443     }
3444     break;
3445
3446   case X86II::AddRegFrm:
3447     ++FinalSize;
3448     ++CurOp;
3449     
3450     if (CurOp != NumOps) {
3451       const MachineOperand &MO1 = MI.getOperand(CurOp++);
3452       unsigned Size = X86II::getSizeOfImm(Desc->TSFlags);
3453       if (MO1.isImm())
3454         FinalSize += sizeConstant(Size);
3455       else {
3456         bool dword = false;
3457         if (Opcode == X86::MOV64ri)
3458           dword = true; 
3459         if (MO1.isGlobal()) {
3460           FinalSize += sizeGlobalAddress(dword);
3461         } else if (MO1.isSymbol())
3462           FinalSize += sizeExternalSymbolAddress(dword);
3463         else if (MO1.isCPI())
3464           FinalSize += sizeConstPoolAddress(dword);
3465         else if (MO1.isJTI())
3466           FinalSize += sizeJumpTableAddress(dword);
3467       }
3468     }
3469     break;
3470
3471   case X86II::MRMDestReg: {
3472     ++FinalSize; 
3473     FinalSize += sizeRegModRMByte();
3474     CurOp += 2;
3475     if (CurOp != NumOps) {
3476       ++CurOp;
3477       FinalSize += sizeConstant(X86II::getSizeOfImm(Desc->TSFlags));
3478     }
3479     break;
3480   }
3481   case X86II::MRMDestMem: {
3482     ++FinalSize;
3483     FinalSize += getMemModRMByteSize(MI, CurOp, IsPIC, Is64BitMode);
3484     CurOp +=  X86AddrNumOperands + 1;
3485     if (CurOp != NumOps) {
3486       ++CurOp;
3487       FinalSize += sizeConstant(X86II::getSizeOfImm(Desc->TSFlags));
3488     }
3489     break;
3490   }
3491
3492   case X86II::MRMSrcReg:
3493     ++FinalSize;
3494     FinalSize += sizeRegModRMByte();
3495     CurOp += 2;
3496     if (CurOp != NumOps) {
3497       ++CurOp;
3498       FinalSize += sizeConstant(X86II::getSizeOfImm(Desc->TSFlags));
3499     }
3500     break;
3501
3502   case X86II::MRMSrcMem: {
3503     int AddrOperands;
3504     if (Opcode == X86::LEA64r || Opcode == X86::LEA64_32r ||
3505         Opcode == X86::LEA16r || Opcode == X86::LEA32r)
3506       AddrOperands = X86AddrNumOperands - 1; // No segment register
3507     else
3508       AddrOperands = X86AddrNumOperands;
3509
3510     ++FinalSize;
3511     FinalSize += getMemModRMByteSize(MI, CurOp+1, IsPIC, Is64BitMode);
3512     CurOp += AddrOperands + 1;
3513     if (CurOp != NumOps) {
3514       ++CurOp;
3515       FinalSize += sizeConstant(X86II::getSizeOfImm(Desc->TSFlags));
3516     }
3517     break;
3518   }
3519
3520   case X86II::MRM0r: case X86II::MRM1r:
3521   case X86II::MRM2r: case X86II::MRM3r:
3522   case X86II::MRM4r: case X86II::MRM5r:
3523   case X86II::MRM6r: case X86II::MRM7r:
3524     ++FinalSize;
3525     if (Desc->getOpcode() == X86::LFENCE ||
3526         Desc->getOpcode() == X86::MFENCE) {
3527       // Special handling of lfence and mfence;
3528       FinalSize += sizeRegModRMByte();
3529     } else if (Desc->getOpcode() == X86::MONITOR ||
3530                Desc->getOpcode() == X86::MWAIT) {
3531       // Special handling of monitor and mwait.
3532       FinalSize += sizeRegModRMByte() + 1; // +1 for the opcode.
3533     } else {
3534       ++CurOp;
3535       FinalSize += sizeRegModRMByte();
3536     }
3537
3538     if (CurOp != NumOps) {
3539       const MachineOperand &MO1 = MI.getOperand(CurOp++);
3540       unsigned Size = X86II::getSizeOfImm(Desc->TSFlags);
3541       if (MO1.isImm())
3542         FinalSize += sizeConstant(Size);
3543       else {
3544         bool dword = false;
3545         if (Opcode == X86::MOV64ri32)
3546           dword = true;
3547         if (MO1.isGlobal()) {
3548           FinalSize += sizeGlobalAddress(dword);
3549         } else if (MO1.isSymbol())
3550           FinalSize += sizeExternalSymbolAddress(dword);
3551         else if (MO1.isCPI())
3552           FinalSize += sizeConstPoolAddress(dword);
3553         else if (MO1.isJTI())
3554           FinalSize += sizeJumpTableAddress(dword);
3555       }
3556     }
3557     break;
3558
3559   case X86II::MRM0m: case X86II::MRM1m:
3560   case X86II::MRM2m: case X86II::MRM3m:
3561   case X86II::MRM4m: case X86II::MRM5m:
3562   case X86II::MRM6m: case X86II::MRM7m: {
3563     
3564     ++FinalSize;
3565     FinalSize += getMemModRMByteSize(MI, CurOp, IsPIC, Is64BitMode);
3566     CurOp += X86AddrNumOperands;
3567
3568     if (CurOp != NumOps) {
3569       const MachineOperand &MO = MI.getOperand(CurOp++);
3570       unsigned Size = X86II::getSizeOfImm(Desc->TSFlags);
3571       if (MO.isImm())
3572         FinalSize += sizeConstant(Size);
3573       else {
3574         bool dword = false;
3575         if (Opcode == X86::MOV64mi32)
3576           dword = true;
3577         if (MO.isGlobal()) {
3578           FinalSize += sizeGlobalAddress(dword);
3579         } else if (MO.isSymbol())
3580           FinalSize += sizeExternalSymbolAddress(dword);
3581         else if (MO.isCPI())
3582           FinalSize += sizeConstPoolAddress(dword);
3583         else if (MO.isJTI())
3584           FinalSize += sizeJumpTableAddress(dword);
3585       }
3586     }
3587     break;
3588     
3589   case X86II::MRM_C1:
3590   case X86II::MRM_C8:
3591   case X86II::MRM_C9:
3592   case X86II::MRM_E8:
3593   case X86II::MRM_F0:
3594     FinalSize += 2;
3595     break;
3596   }
3597
3598   case X86II::MRMInitReg:
3599     ++FinalSize;
3600     // Duplicate register, used by things like MOV8r0 (aka xor reg,reg).
3601     FinalSize += sizeRegModRMByte();
3602     ++CurOp;
3603     break;
3604   }
3605
3606   if (!Desc->isVariadic() && CurOp != NumOps) {
3607     std::string msg;
3608     raw_string_ostream Msg(msg);
3609     Msg << "Cannot determine size: " << MI;
3610     llvm_report_error(Msg.str());
3611   }
3612   
3613
3614   return FinalSize;
3615 }
3616
3617
3618 unsigned X86InstrInfo::GetInstSizeInBytes(const MachineInstr *MI) const {
3619   const TargetInstrDesc &Desc = MI->getDesc();
3620   bool IsPIC = TM.getRelocationModel() == Reloc::PIC_;
3621   bool Is64BitMode = TM.getSubtargetImpl()->is64Bit();
3622   unsigned Size = GetInstSizeWithDesc(*MI, &Desc, IsPIC, Is64BitMode);
3623   if (Desc.getOpcode() == X86::MOVPC32r)
3624     Size += GetInstSizeWithDesc(*MI, &get(X86::POP32r), IsPIC, Is64BitMode);
3625   return Size;
3626 }
3627
3628 /// getGlobalBaseReg - Return a virtual register initialized with the
3629 /// the global base register value. Output instructions required to
3630 /// initialize the register in the function entry block, if necessary.
3631 ///
3632 unsigned X86InstrInfo::getGlobalBaseReg(MachineFunction *MF) const {
3633   assert(!TM.getSubtarget<X86Subtarget>().is64Bit() &&
3634          "X86-64 PIC uses RIP relative addressing");
3635
3636   X86MachineFunctionInfo *X86FI = MF->getInfo<X86MachineFunctionInfo>();
3637   unsigned GlobalBaseReg = X86FI->getGlobalBaseReg();
3638   if (GlobalBaseReg != 0)
3639     return GlobalBaseReg;
3640
3641   // Insert the set of GlobalBaseReg into the first MBB of the function
3642   MachineBasicBlock &FirstMBB = MF->front();
3643   MachineBasicBlock::iterator MBBI = FirstMBB.begin();
3644   DebugLoc DL = FirstMBB.findDebugLoc(MBBI);
3645   MachineRegisterInfo &RegInfo = MF->getRegInfo();
3646   unsigned PC = RegInfo.createVirtualRegister(X86::GR32RegisterClass);
3647   
3648   const TargetInstrInfo *TII = TM.getInstrInfo();
3649   // Operand of MovePCtoStack is completely ignored by asm printer. It's
3650   // only used in JIT code emission as displacement to pc.
3651   BuildMI(FirstMBB, MBBI, DL, TII->get(X86::MOVPC32r), PC).addImm(0);
3652   
3653   // If we're using vanilla 'GOT' PIC style, we should use relative addressing
3654   // not to pc, but to _GLOBAL_OFFSET_TABLE_ external.
3655   if (TM.getSubtarget<X86Subtarget>().isPICStyleGOT()) {
3656     GlobalBaseReg = RegInfo.createVirtualRegister(X86::GR32RegisterClass);
3657     // Generate addl $__GLOBAL_OFFSET_TABLE_ + [.-piclabel], %some_register
3658     BuildMI(FirstMBB, MBBI, DL, TII->get(X86::ADD32ri), GlobalBaseReg)
3659       .addReg(PC).addExternalSymbol("_GLOBAL_OFFSET_TABLE_",
3660                                     X86II::MO_GOT_ABSOLUTE_ADDRESS);
3661   } else {
3662     GlobalBaseReg = PC;
3663   }
3664
3665   X86FI->setGlobalBaseReg(GlobalBaseReg);
3666   return GlobalBaseReg;
3667 }